--- /srv/reproducible-results/rbuild-debian/r-b-build.siv61ocg/b1/maxima_5.47.0-5_armhf.changes +++ /srv/reproducible-results/rbuild-debian/r-b-build.siv61ocg/b2/maxima_5.47.0-5_armhf.changes ├── Files │ @@ -1,8 +1,8 @@ │ │ 2654ba9eb38f5d3770ff257bbefe613c 11071524 doc optional maxima-doc_5.47.0-5_all.deb │ 0cc21fef05cac3f20a18e55b48ccc330 97828 math optional maxima-emacs_5.47.0-5_all.deb │ 07326ea85b0ca37fff84cb4164e63c71 9922484 math optional maxima-share_5.47.0-5_all.deb │ - 210e98b9d01f8a455c4e4012ee70c9b8 1108064 math optional maxima-src_5.47.0-5_all.deb │ + da5eb030df8a76e1e8c7115f8b2745dd 1108024 math optional maxima-src_5.47.0-5_all.deb │ d8ecd691c72b671a9df8e563837239f5 379952 math optional maxima-test_5.47.0-5_all.deb │ - 58ebe885a69aff11475811b1f01bde20 5552952 math optional maxima_5.47.0-5_armhf.deb │ + 49dac8b0670621d8bc33de2447b20e9f 5548444 math optional maxima_5.47.0-5_armhf.deb │ b239a5ce6593879e9e0c458f89c92fae 467996 math optional xmaxima_5.47.0-5_armhf.deb ├── maxima-src_5.47.0-5_all.deb │ ├── file list │ │ @@ -1,3 +1,3 @@ │ │ -rw-r--r-- 0 0 0 4 2024-10-22 13:43:34.000000 debian-binary │ │ --rw-r--r-- 0 0 0 8588 2024-10-22 13:43:34.000000 control.tar.xz │ │ --rw-r--r-- 0 0 0 1099284 2024-10-22 13:43:34.000000 data.tar.xz │ │ +-rw-r--r-- 0 0 0 8592 2024-10-22 13:43:34.000000 control.tar.xz │ │ +-rw-r--r-- 0 0 0 1099240 2024-10-22 13:43:34.000000 data.tar.xz │ ├── control.tar.xz │ │ ├── control.tar │ │ │ ├── ./md5sums │ │ │ │ ├── ./md5sums │ │ │ │ │┄ Files differ │ ├── data.tar.xz │ │ ├── data.tar │ │ │ ├── file list │ │ │ │ @@ -12,15 +12,15 @@ │ │ │ │ -rw-r--r-- 0 root (0) root (0) 13715 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/acall.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 13817 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/airy.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 12094 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/algfac.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 33923 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/algsys.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 6921 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/ar.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 4206 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/askp.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 36983 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/asum.lisp │ │ │ │ --rw-r--r-- 0 root (0) root (0) 1053 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/autoconf-variables.lisp │ │ │ │ +-rw-r--r-- 0 root (0) root (0) 1058 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/autoconf-variables.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 1668 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/autol.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 90705 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/bessel.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 7435 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/buildq.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 10840 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/cl-info.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 12792 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/clmacs.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 52030 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/combin.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 51884 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/comm.lisp │ │ │ │ @@ -290,15 +290,15 @@ │ │ │ │ -rw-r--r-- 0 root (0) root (0) 18440 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/spgcd.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 8956 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/sprdet.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 4570 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/sqrtdenest.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 4513 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/strmac.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 4634 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/sublis.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 5096 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/sumcon.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 32407 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/suprv1.lisp │ │ │ │ --rw-r--r-- 0 root (0) root (0) 230980 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/sys-proclaim.lisp │ │ │ │ +-rw-r--r-- 0 root (0) root (0) 231070 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/sys-proclaim.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 10674 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/testsuite.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 1947 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/tlimit.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 12083 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/todd-coxeter.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 13742 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/trans1.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 7637 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/trans2.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 13479 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/trans3.lisp │ │ │ │ -rw-r--r-- 0 root (0) root (0) 7070 2024-10-22 13:43:34.000000 ./usr/share/maxima/5.47.0/src/trans4.lisp │ │ │ ├── ./usr/share/maxima/5.47.0/src/autoconf-variables.lisp │ │ │ │ @@ -5,15 +5,15 @@ │ │ │ │ (defparameter *autoconf-exec_prefix* "/usr") │ │ │ │ (defparameter *autoconf-package* "maxima") │ │ │ │ (defparameter *autoconf-version* "5.47.0") │ │ │ │ (defparameter *autoconf-libdir* "/usr/lib") │ │ │ │ (defparameter *autoconf-libexecdir* "/usr/lib") │ │ │ │ (defparameter *autoconf-datadir* "/usr/share") │ │ │ │ (defparameter *autoconf-infodir* "/usr/share/info") │ │ │ │ -(defparameter *autoconf-host* "aarch64-unknown-linux-gnu") │ │ │ │ +(defparameter *autoconf-host* "armv7l-unknown-linux-gnueabihf") │ │ │ │ ;; This variable is kept for backwards compatibility reasons: │ │ │ │ ;; We seem to be in the fortunate position that we sometimes need to check for windows. │ │ │ │ ;; But at least until dec 2015 we didn't need to check for a specific windows flavour. │ │ │ │ (defparameter *autoconf-win32* "false") │ │ │ │ (defparameter *autoconf-windows* "false") │ │ │ │ (defparameter *autoconf-ld-flags* "") │ │ │ ├── ./usr/share/maxima/5.47.0/src/sys-proclaim.lisp │ │ │ │ @@ -55,19 +55,19 @@ │ │ │ │ MAXIMA::CONSTERM MAXIMA::TRIG-LOG-3A-EXEC MAXIMA::ROOT │ │ │ │ MAXIMA::LEGENPOL MAXIMA::EF-CTIMES MAXIMA::FACOUT-IMPL │ │ │ │ MAXIMA::GAMMA_INCOMPLETE-IMPL MAXIMA::INTEGRATE-MEXPT-2 │ │ │ │ MAXIMA::SCRAT MAXIMA::ADD2 MAXIMA::DISTRDEFEXEC │ │ │ │ MAXIMA::EXPANDTERMS MAXIMA::SIMPG-EXEC │ │ │ │ MAXIMA::EQUIV_CLASSES-IMPL MAXIMA::F37P147 │ │ │ │ MAXIMA::BESSEL-J-HALF-ORDER MAXIMA::ZTOINF │ │ │ │ - MAXIMA::BESSEL_J-IMPL MAXIMA::DIMENSION-ATOM MAXIMA::INTIR1 │ │ │ │ + MAXIMA::DIMENSION-ATOM MAXIMA::BESSEL_J-IMPL MAXIMA::INTIR1 │ │ │ │ MAXIMA::TTPJAC MAXIMA::POWER MAXIMA::CGCD MAXIMA::EXPTRL │ │ │ │ MAXIMA::SPANGSIDE MAXIMA::LOAD-FUNCTION MAXIMA::SIMPLIMSUBST │ │ │ │ BIGFLOAT::POLYLOG-INVERSION-FORMULA MAXIMA::GGR MAXIMA::KTFORK │ │ │ │ - MAXIMA::POLYINT MAXIMA::RETFACTOR1 MAXIMA::SCALE_FLOAT-IMPL │ │ │ │ + MAXIMA::SCALE_FLOAT-IMPL MAXIMA::POLYINT MAXIMA::RETFACTOR1 │ │ │ │ MAXIMA::BERNPOLY-IMPL MAXIMA::LT1KELLIPTIC │ │ │ │ BIGFLOAT::BF-ELLIPTIC-PI-COMPLETE MAXIMA::SIMPNRT │ │ │ │ MAXIMA::COMPLEX-SQRT MAXIMA::LT-ARBPOW MAXIMA::HERMPOL │ │ │ │ MAXIMA::LISIMP-NEGATIVE-INTEGER MAXIMA::PDECOMP │ │ │ │ MAXIMA::STRUVE_L-IMPL MAXIMA::INTSUM MAXIMA::DISTRINTIMESPREV │ │ │ │ MAXIMA::SPLIT-CHUDNOVSKY INTL::PARSE-EXPR MAXIMA::DIFFDIV │ │ │ │ MAXIMA::GET-NOT-CONST-OR-INT-TERMS MAXIMA::LINEARIZE2 │ │ │ │ @@ -75,76 +75,76 @@ │ │ │ │ MAXIMA::SIMPLIM%ATANH MAXIMA::RATEXPAND1 MAXIMA::KTI │ │ │ │ MAXIMA::SET-DISJOINTP MAXIMA::BESSEL_Y-IMPL │ │ │ │ MAXIMA::SUBSETP-IMPL BIGFLOAT::SN │ │ │ │ MAXIMA::BFLOAT-GAMMA-INCOMPLETE MAXIMA::GPCTIMES │ │ │ │ MAXIMA::ASSIGN-CHECK MAXIMA::LT-LOG │ │ │ │ MAXIMA::BESSEL-J-HYPERGEOMETRIC MAXIMA::GPTIMES │ │ │ │ MAXIMA::SCH-REPLACE MAXIMA::BESSEL-K-INTEGRAL-2 │ │ │ │ - MAXIMA::RISCHINT MAXIMA::RADBYTERM MAXIMA::RISCHFORM │ │ │ │ - MAXIMA::NCPOWER MAXIMA::LOGARC MAXIMA::DISJOINTP-IMPL │ │ │ │ - MAXIMA::1F1POLYS MAXIMA::COMPLEX-ACOS MAXIMA::TRIGIN1 │ │ │ │ + MAXIMA::RISCHINT MAXIMA::RADBYTERM MAXIMA::NCPOWER │ │ │ │ + MAXIMA::RISCHFORM MAXIMA::DISJOINTP-IMPL MAXIMA::LOGARC │ │ │ │ + MAXIMA::COMPLEX-ACOS MAXIMA::1F1POLYS MAXIMA::TRIGIN1 │ │ │ │ MAXIMA::BINOMIAL-IMPL MAXIMA::SPANG1 │ │ │ │ MAXIMA::DISPATCH-SPEC-SIMP MAXIMA::LIM-POWER MAXIMA::APROG │ │ │ │ MAXIMA::RTCON MAXIMA::TRIGEXPAND MAXIMA::INTIR-REF │ │ │ │ BIGFLOAT::ELLIPTIC-SN-DESCENDING MAXIMA::DIV │ │ │ │ MAXIMA::DIMENSION-ARRAY-OBJECT MAXIMA::ANTISYM │ │ │ │ MAXIMA::TIMER-HANDLER MAXIMA::P-COEF-MAIN MAXIMA::KBATEMANTW │ │ │ │ MAXIMA::CMUL MAXIMA::GEREDNO1 MAXIMA::DIFFEXPT │ │ │ │ MAXIMA::EXPAND-TRIGS MAXIMA::RGCD MAXIMA::GCPOWER │ │ │ │ MAXIMA::TRIG-SIN MAXIMA::TRIG-3 BIGFLOAT::POLYLOG-POWER-SERIES │ │ │ │ - MAXIMA::COMPLEX-ASINH MAXIMA::HALFANGLE MAXIMA::TRIG-LOG-3 │ │ │ │ - MAXIMA::2F0POLYS MAXIMA::INTE BIGFLOAT::DESCENDING-TRANSFORM │ │ │ │ + MAXIMA::COMPLEX-ASINH MAXIMA::HALFANGLE MAXIMA::2F0POLYS │ │ │ │ + MAXIMA::TRIG-LOG-3 MAXIMA::INTE BIGFLOAT::DESCENDING-TRANSFORM │ │ │ │ MAXIMA::SINH^N MAXIMA::INIT-LAMBERT-W-K MAXIMA::MULTIPLICATIVE │ │ │ │ MAXIMA::TCHEBYPOL MAXIMA::SIMPR2F1 MAXIMA::DISTRFACTOR │ │ │ │ MAXIMA::DIFFNCEXPT MAXIMA::SUMTIMES │ │ │ │ MAXIMA::REMOVE-SINGULARITIES MAXIMA::MCOND-EVAL-SYMBOLS │ │ │ │ MAXIMA::MAXIMIN MAXIMA::HALFANGLEAUX MAXIMA::TRACE-APPLY │ │ │ │ MAXIMA::F2-DIVIDE MAXIMA::LT1LOG MAXIMA::MULTL │ │ │ │ - MAXIMA::PARTFRAC-IMPL MAXIMA::APPLY-IMPL │ │ │ │ - MAXIMA::GENERALIZED_LAMBERT_W-IMPL MAXIMA::ZTO%PI2 │ │ │ │ - MAXIMA::GENATAN BIGFLOAT::1F0-NUMERIC MAXIMA::EVENFUN │ │ │ │ + MAXIMA::PARTFRAC-IMPL MAXIMA::APPLY-IMPL MAXIMA::ZTO%PI2 │ │ │ │ + MAXIMA::GENERALIZED_LAMBERT_W-IMPL MAXIMA::GENATAN │ │ │ │ + BIGFLOAT::1F0-NUMERIC MAXIMA::EVENFUN │ │ │ │ MAXIMA::PARTIAL-INTEGRATION BIGFLOAT::ASCENDING-TRANSFORM │ │ │ │ - MAXIMA::%$ETEST MAXIMA::BFLOAT-EXPINTEGRAL-E │ │ │ │ + MAXIMA::BFLOAT-EXPINTEGRAL-E MAXIMA::%$ETEST │ │ │ │ MAXIMA::DIMENSION-INDICES MAXIMA::COMDENOM MAXIMA::SUSUM1 │ │ │ │ - MAXIMA::DIM-MTEXT MAXIMA::AFIXSIGN MAXIMA::CAREFULFACTOR │ │ │ │ + MAXIMA::AFIXSIGN MAXIMA::DIM-MTEXT MAXIMA::CAREFULFACTOR │ │ │ │ BIGFLOAT::BFLOAT-INIT-LAMBERT-W-K MAXIMA::PQUOCOF │ │ │ │ MAXIMA::SET-NOT-EQP MAXIMA::COMBIN MAXIMA::TRANSFORM-TVAR │ │ │ │ MAXIMA::AT-IMPL MAXIMA::TRIG-LOG-1 MAXIMA::TRY-EXPANSION │ │ │ │ MAXIMA::GF_AT-IMPL MAXIMA::COMBINE-LL-ANS-UL-ANS │ │ │ │ MAXIMA::MTOINF MAXIMA::NCMULN │ │ │ │ PREGEXP::PREGEXP-READ-ESCAPED-CHAR MAXIMA::LINEARIZE1 │ │ │ │ MAXIMA::F-FUN MAXIMA::BIG-FLOAT-EVAL MAXIMA::SCMP │ │ │ │ MAXIMA::SIMPKTF MAXIMA::MEQP MAXIMA::CPOWER MAXIMA::MXPLUSC │ │ │ │ MAXIMA::ADDN MAXIMA::FACTOROOT BIGFLOAT::LENTZ MAXIMA::FACTF │ │ │ │ MAXIMA::KUMMER MAXIMA::STRONGER-VARS? MAXIMA::ADDITIVE │ │ │ │ MAXIMA::DOPGCDCOFACTS MAXIMA::CHAINRULE MAXIMA::SOLVE2 │ │ │ │ MAXIMA::SP1ATRIG MAXIMA::SININT MAXIMA::SUB* MAXIMA::STIMEX │ │ │ │ - BIGFLOAT-IMPL::COERCE MAXIMA::LT1E MAXIMA::BESSEL-I-HALF-ORDER │ │ │ │ - MAXIMA::SCAN-ONE-TOKEN-G MAXIMA::SET-SUBSETP MAXIMA::ISO2 │ │ │ │ - MAXIMA::SHOW-OPEN-PLOT MAXIMA::SQ-SUMSQ │ │ │ │ + BIGFLOAT-IMPL::COERCE MAXIMA::BESSEL-I-HALF-ORDER │ │ │ │ + MAXIMA::SCAN-ONE-TOKEN-G MAXIMA::SET-SUBSETP MAXIMA::LT1E │ │ │ │ + MAXIMA::ISO2 MAXIMA::SHOW-OPEN-PLOT MAXIMA::SQ-SUMSQ │ │ │ │ INTL::READ-TRANSLATABLE-STRING MAXIMA::MAPPLY-TR │ │ │ │ - MAXIMA::GF-CTIMES MAXIMA::POWER* MAXIMA::INTEGRATE-EXP-SPECIAL │ │ │ │ + MAXIMA::GF-CTIMES MAXIMA::INTEGRATE-EXP-SPECIAL MAXIMA::POWER* │ │ │ │ MAXIMA::DIFFINT MAXIMA::UNITCIR MAXIMA::POISCO* MAXIMA::NRTHK │ │ │ │ - MAXIMA::AT-NOT-DEPENDENT-FIND-VARS │ │ │ │ - MAXIMA::ELLIPTIC-PI-COMPLETE MAXIMA::RATINT MAXIMA::INTEGRATE5 │ │ │ │ - MAXIMA::EULERPOLY-IMPL MAXIMA::HANKEL_2-IMPL MAXIMA::LPR │ │ │ │ - MAXIMA::GAMMAINCOMPLETETW MAXIMA::TRACE-OPTION-P │ │ │ │ - MAXIMA::SIMPNCT-MERGE-FACTORS MAXIMA::GF-CPLUS-B │ │ │ │ - MAXIMA::DINTRAD0 MAXIMA::FRAC-BFLOAT-EXPINTEGRAL-E │ │ │ │ - MAXIMA::SPECINT-IMPL MAXIMA::ARRAYAPPLY-IMPL MAXIMA::UTPJAC │ │ │ │ - MAXIMA::ISOLATE-IMPL MAXIMA::RTC-FIXITUP MAXIMA::PATAN │ │ │ │ - BIGFLOAT::BF-INVERSE-JACOBI-SN MAXIMA::DISTRINPLUSPREV │ │ │ │ - MAXIMA::BETA-EXPAND-INTEGER MAXIMA::COMMUTATIVE1 │ │ │ │ - MAXIMA::TRIGINT MAXIMA::COMPLEX-LOG │ │ │ │ + MAXIMA::ELLIPTIC-PI-COMPLETE │ │ │ │ + MAXIMA::AT-NOT-DEPENDENT-FIND-VARS MAXIMA::RATINT │ │ │ │ + MAXIMA::INTEGRATE5 MAXIMA::EULERPOLY-IMPL │ │ │ │ + MAXIMA::HANKEL_2-IMPL MAXIMA::LPR MAXIMA::GAMMAINCOMPLETETW │ │ │ │ + MAXIMA::SIMPNCT-MERGE-FACTORS MAXIMA::TRACE-OPTION-P │ │ │ │ + MAXIMA::GF-CPLUS-B MAXIMA::FRAC-BFLOAT-EXPINTEGRAL-E │ │ │ │ + MAXIMA::DINTRAD0 MAXIMA::SPECINT-IMPL MAXIMA::ARRAYAPPLY-IMPL │ │ │ │ + MAXIMA::UTPJAC MAXIMA::ISOLATE-IMPL MAXIMA::RTC-FIXITUP │ │ │ │ + MAXIMA::PATAN BIGFLOAT::BF-INVERSE-JACOBI-SN │ │ │ │ + MAXIMA::DISTRINPLUSPREV MAXIMA::BETA-EXPAND-INTEGER │ │ │ │ + MAXIMA::COMMUTATIVE1 MAXIMA::TRIGINT MAXIMA::COMPLEX-LOG │ │ │ │ MAXIMA::HERMITE-TO-HYPERGEOMETRIC MAXIMA::EXPANDSUMS │ │ │ │ MAXIMA::COMPLEX-ASIN MAXIMA::PLSK │ │ │ │ MAXIMA::SIMPNCT-ANTISYM-CHECK MAXIMA::ADD2* │ │ │ │ - MAXIMA::SIMPNCT-MERGE-PRODUCT MAXIMA::COMPLEX-ATANH │ │ │ │ - MAXIMA::PORM MAXIMA::POISCO+ MAXIMA::SINSP │ │ │ │ - MAXIMA::PARTITION-BY MAXIMA::KC-ARG BIGFLOAT::BF-RC │ │ │ │ + MAXIMA::COMPLEX-ATANH MAXIMA::SIMPNCT-MERGE-PRODUCT │ │ │ │ + MAXIMA::PORM MAXIMA::POISCO+ MAXIMA::SINSP MAXIMA::KC-ARG │ │ │ │ + MAXIMA::PARTITION-BY BIGFLOAT::BF-RC │ │ │ │ MAXIMA::BESSEL-K-HALF-ORDER MAXIMA::PNEXT │ │ │ │ BIGFLOAT::BF-ELLIPTIC-E MAXIMA::SP1EXPT MAXIMA::DESOLVE-IMPL │ │ │ │ MAXIMA::DTFORD MAXIMA::PREGEXP-EXTRACT-GROUPS-INTEGERS │ │ │ │ MAXIMA::MUL2 MAXIMA::BESTRIG MAXIMA::LHOP-NUMDEN │ │ │ │ MAXIMA::ALGSYS-IMPL MAXIMA::DISTRDEFEXECINIT │ │ │ │ MAXIMA::HALFANGLEAUX-FACTOR MAXIMA::OPER-APPLY │ │ │ │ BIGFLOAT::BF-ELLIPTIC-F MAXIMA::INTERSECT-INFO │ │ │ │ @@ -159,29 +159,29 @@ │ │ │ │ MAXIMA::CHEBYF MAXIMA::INTSETUP MAXIMA::INTIR MAXIMA::SHEUR0 │ │ │ │ MAXIMA::SDIFF MAXIMA::MARRAYREF1$ MAXIMA::MEVALP1_TR │ │ │ │ MAXIMA::FUNCER MAXIMA::HETD MAXIMA::LIMROOT │ │ │ │ MAXIMA::COMPLEX-BFLOAT-GAMMA-INCOMPLETE MAXIMA::DIFFLAPLACE │ │ │ │ MAXIMA::SIMPLIFYA MAXIMA::POISCOINTEG MAXIMA::DEFINTEGRATE │ │ │ │ MAXIMA::SIMPDTF MAXIMA::ODD-FUNCTION-REFLECT │ │ │ │ MAXIMA::MICRO-PER-CALL-TO-SEC MAXIMA::ELEMENTP-IMPL │ │ │ │ - MAXIMA::MXTIMESC MAXIMA::SUBIN MAXIMA::SIMPG MAXIMA::CDIV │ │ │ │ + MAXIMA::MXTIMESC MAXIMA::SUBIN MAXIMA::CDIV MAXIMA::SIMPG │ │ │ │ MAXIMA::TEX-FORMS MAXIMA::INTIRFACTOROOT MAXIMA::VARINVERT │ │ │ │ BIGFLOAT::DN MAXIMA::DIFFSUMPROD MAXIMA::HYPREDINCGM │ │ │ │ MAXIMA::DIM-BIGFLOAT INTL::READ-COMMENT MAXIMA::LOGCPI0 │ │ │ │ MAXIMA::EVEN-FUNCTION-REFLECT MAXIMA::TSIMPCHECK │ │ │ │ MAXIMA::POWERLIST MAXIMA::SIMPLIM%ERF-%TANH │ │ │ │ MAXIMA::GET-CONST-OR-INT-TERMS BIGFLOAT::BF-INVERSE-JACOBI-DN │ │ │ │ MAXIMA::GF-AT MAXIMA::FLONUM-EVAL BIGFLOAT::JACOBI-AGM │ │ │ │ MAXIMA::INTEGRATE-MEXPT-1 CL-INFO::READ-INFO-TEXT │ │ │ │ MAXIMA::PREVCONSTEXPAN MAXIMA::BESSEL-Y-HYPERGEOMETRIC │ │ │ │ MAXIMA::CHARPOLY-IMPL MAXIMA::DIV* │ │ │ │ - MAXIMA::DEFINE_OPPROPERTY-IMPL MAXIMA::RHEUR MAXIMA::TRIG-LOG │ │ │ │ - MAXIMA::DISPLAF MAXIMA::MAXIMA-UNDECLARED-ARRAY-MEQP │ │ │ │ + MAXIMA::DEFINE_OPPROPERTY-IMPL MAXIMA::RHEUR MAXIMA::DISPLAF │ │ │ │ + MAXIMA::TRIG-LOG MAXIMA::MAXIMA-UNDECLARED-ARRAY-MEQP │ │ │ │ MAXIMA::INTIR3 BIGFLOAT::LI-S-SIMP MAXIMA::COMPLEX-TANH │ │ │ │ - MAXIMA::TIMEX MAXIMA::SP2SUB MAXIMA::TAYLORIZE MAXIMA::SIMP2F1 │ │ │ │ + MAXIMA::TIMEX MAXIMA::TAYLORIZE MAXIMA::SP2SUB MAXIMA::SIMP2F1 │ │ │ │ MAXIMA::ANTISYM1 MAXIMA::HANKEL_1-IMPL MAXIMA::SRATEXPND │ │ │ │ MAXIMA::DTW MAXIMA::SENDEXEC MAXIMA::COS^N MAXIMA::SIN^N │ │ │ │ MAXIMA::SIMP1F2 MAXIMA::YTJ MAXIMA::INTBYTERM MAXIMA::IS-MNOT │ │ │ │ MAXIMA::MULN MAXIMA::CONSTMX MAXIMA::NUMERSET │ │ │ │ MAXIMA::APPEARS-IN MAXIMA::BESSEL-Y-HALF-ORDER │ │ │ │ MAXIMA::EVERY-ATOM MAXIMA::%PIARGS MAXIMA::POWERS │ │ │ │ MAXIMA::SDIFFGRAD MAXIMA::SHEUR1 MAXIMA::ZN_INVERT_BY_LU-IMPL │ │ │ │ @@ -215,15 +215,15 @@ │ │ │ │ MAXIMA::ALTER-PATHNAME MAXIMA::QUAD_CONTROL-IMPL │ │ │ │ MAXIMA::GF_SET-IMPL MAXIMA::TR-LOCAL-EXP BIGFLOAT-IMPL::> │ │ │ │ MAXIMA::BATCHLOAD-STREAM MAXIMA::DECODE_TIME-IMPL │ │ │ │ MAXIMA::SCSIMP-IMPL MAXIMA::FPMAX MAXIMA::WARN-MEVAL │ │ │ │ BIGFLOAT-IMPL::MIN MAXIMA::FIND-DUPLICATE │ │ │ │ MAXIMA::GET-PLOT-OPTION-STRING MAXIMA::LISPM-REARRAY │ │ │ │ MAXIMA::LIMIT-LIST MAXIMA::RATSIMP-IMPL MAXIMA::GF_P2L-IMPL │ │ │ │ - MAXIMA::CREATE-LIST1 MAXIMA::TODD_COXETER-IMPL │ │ │ │ + MAXIMA::TODD_COXETER-IMPL MAXIMA::CREATE-LIST1 │ │ │ │ MAXIMA::WARN-UNDECLARED MAXIMA::BREAK-STEP-INTO │ │ │ │ MAXIMA::COERCE-FLOAT-FUN MAXIMA::TAYLOR-IMPL │ │ │ │ MAXIMA::NOFIX-IMPL MAXIMA::NUM_PARTITIONS-IMPL │ │ │ │ MAXIMA::CHECK-INTEGER-FACTS MAXIMA::LIST-VARIABLE-BINDINGS │ │ │ │ MAXIMA::MAKE_ARRAY-IMPL MAXIMA::ZN_PRIMROOT-IMPL │ │ │ │ MAXIMA::FULLRATSIMP-IMPL MAXIMA::SORT-IMPL MAXIMA::DIVSUM-IMPL │ │ │ │ MAXIMA::ADDROW-IMPL MAXIMA::TMNEWDET-IMPL BIGFLOAT-IMPL::TO │ │ │ │ @@ -271,413 +271,417 @@ │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION (COMMON-LISP::T COMMON-LISP::T) │ │ │ │ COMMON-LISP::T) │ │ │ │ MAXIMA::NISREPLACE MAXIMA::PPLUS MAXIMA::PCQUOTIENT │ │ │ │ MAXIMA::TRACEMOD0 MAXIMA::TERM-DISREP MAXIMA::BRANCH1 │ │ │ │ MAXIMA::MAKE-MRAT-POLY MAXIMA::FLOAT MAXIMA::TMSORT-LATTICE │ │ │ │ MAXIMA::NISSWCDR MAXIMA::REDGCD MAXIMA::CURROW MAXIMA::M2 │ │ │ │ - MAXIMA::FREEOF MAXIMA::EMITC MAXIMA::P-LC MAXIMA::EBAKSUBST │ │ │ │ + MAXIMA::FREEOF MAXIMA::P-LC MAXIMA::EMITC MAXIMA::EBAKSUBST │ │ │ │ MAXIMA::BRANCH MAXIMA::M2-JACOBI_P MAXIMA::RATSETUP1 │ │ │ │ MAXIMA::EPSILON-TYPEP MAXIMA::RISPLIT-EXPT-REAL^RAT │ │ │ │ MAXIMA::INT-GVAR MAXIMA::PT-LC MAXIMA::FPSHIFT │ │ │ │ MAXIMA::SUM-UPPER MAXIMA::RE-ERAT │ │ │ │ MAXIMA::SCALAR-MATRIX-PRODUCTP MAXIMA::FLGREAT1 │ │ │ │ MAXIMA::PRINT-SPACES MAXIMA::SIMP-ROOTS MAXIMA::FPGREATERP │ │ │ │ - MAXIMA::FACTORIAL-TRANS MAXIMA::DEFEXEC MAXIMA::SINDIF │ │ │ │ + MAXIMA::FACTORIAL-TRANS MAXIMA::SINDIF MAXIMA::DEFEXEC │ │ │ │ MAXIMA::SAFE-$GET MAXIMA::MAKPROD MAXIMA::APDL │ │ │ │ - MAXIMA::PEEK-ONE-TOKEN-G MAXIMA::SMONOP MAXIMA::DEF-NUD-EQUIV │ │ │ │ - MAXIMA::EREDUCE PREGEXP::PREGEXP-RECUR MAXIMA::GF-AT-ERRCHK │ │ │ │ - MAXIMA::TERM MAXIMA::RATCOEF MAXIMA::PGCDM MAXIMA::ROOTFAC │ │ │ │ - MAXIMA::FACRPLUS MAXIMA::SUBST-DIFF-MATCH MAXIMA::*RED │ │ │ │ - MAXIMA::FIRST-DATUM MAXIMA::RCONE MAXIMA::PMODREM │ │ │ │ - MAXIMA::POP-C MAXIMA::XCONS MAXIMA::DESTRUCTURING-LET │ │ │ │ - MAXIMA::INT-VAR MAXIMA::ZEROEQUIV-IMPL MAXIMA::POP-MFORMAT-ARG │ │ │ │ + MAXIMA::PEEK-ONE-TOKEN-G MAXIMA::SMONOP MAXIMA::PGCDM │ │ │ │ + MAXIMA::DEF-NUD-EQUIV PREGEXP::PREGEXP-RECUR MAXIMA::EREDUCE │ │ │ │ + MAXIMA::RATCOEF MAXIMA::GF-AT-ERRCHK MAXIMA::ROOTFAC │ │ │ │ + MAXIMA::FACRPLUS MAXIMA::TERM MAXIMA::*RED │ │ │ │ + MAXIMA::SUBST-DIFF-MATCH MAXIMA::FIRST-DATUM MAXIMA::RCONE │ │ │ │ + MAXIMA::PMODREM MAXIMA::POP-C MAXIMA::XCONS │ │ │ │ + MAXIMA::DESTRUCTURING-LET MAXIMA::INT-VAR │ │ │ │ + MAXIMA::POP-MFORMAT-ARG MAXIMA::ZEROEQUIV-IMPL │ │ │ │ MAXIMA::ANDMAPCAR MAXIMA::EF_JACOBI-IMPL MAXIMA::M2-ONEJ^2 │ │ │ │ MAXIMA::SUM-INDEX MAXIMA::GF-COEFF-CHECK MAXIMA::BEG- │ │ │ │ - MAXIMA::DMARK MAXIMA::DEFMFUN MAXIMA::PS-LC MAXIMA::PUSH-PW │ │ │ │ - MAXIMA::DEF-SAME%TR MAXIMA::M// MAXIMA::MRAT-GENVAR │ │ │ │ - MAXIMA::DIM-%DERIVATIVE MAXIMA::SUBRESULT MAXIMA::DPMODQUO │ │ │ │ - MAXIMA::OUTPUT-TEXT MAXIMA::TRACE-OPTIONS MAXIMA::PRODCOEF │ │ │ │ - MAXIMA::CFDIFF MAXIMA::FASPRINT MAXIMA::DEFUN-CHECKED-FORM │ │ │ │ - MAXIMA::SCALAR-OR-CONSTANT-P MAXIMA::M+L MAXIMA::SUMCOMBINE2 │ │ │ │ - MAXIMA::PNTHROOT MAXIMA::GF-NS2PMOD-FACTOR MAXIMA::JACOBI-IMPL │ │ │ │ - MAXIMA::DIMENSION-PREFIX MAXIMA::GF-NPLUS │ │ │ │ - MAXIMA::LEFTOVER-MFORMAT-ARGS? MAXIMA::RAT-ERROR-TO-MERROR │ │ │ │ - MAXIMA::GETDEC MAXIMA::SCEP MAXIMA::PCTIMES1 │ │ │ │ - MAXIMA::LET-MACRO-GET-VARS MAXIMA::DEF-NUD MAXIMA::COMPUMD │ │ │ │ - MAXIMA::STRONGER-VAR? MAXIMA::GF_JACOBI-IMPL MAXIMA::HORN+ │ │ │ │ - MAXIMA::OLDGCDL MAXIMA::DCOMPARE MAXIMA::LIST-MEQP │ │ │ │ - MAXIMA::GF-INV MAXIMA::N-TERM MAXIMA::WITH-$ERROR │ │ │ │ - MAXIMA::M2-UNIT_STEP MAXIMA::DECLARE-TOP MAXIMA::DIM-%LIMIT │ │ │ │ - MAXIMA::MEVAL2 MAXIMA::CMINUSP MAXIMA::EMIN MAXIMA::PTIMESCHK │ │ │ │ + MAXIMA::DMARK MAXIMA::DEFMFUN MAXIMA::DEF-SAME%TR │ │ │ │ + MAXIMA::PUSH-PW MAXIMA::PS-LC MAXIMA::M// │ │ │ │ + MAXIMA::DIM-%DERIVATIVE MAXIMA::MRAT-GENVAR MAXIMA::SUBRESULT │ │ │ │ + MAXIMA::DPMODQUO MAXIMA::OUTPUT-TEXT MAXIMA::PRODCOEF │ │ │ │ + MAXIMA::CFDIFF MAXIMA::TRACE-OPTIONS MAXIMA::FASPRINT │ │ │ │ + MAXIMA::DEFUN-CHECKED-FORM MAXIMA::SCALAR-OR-CONSTANT-P │ │ │ │ + MAXIMA::M+L MAXIMA::PNTHROOT MAXIMA::SUMCOMBINE2 │ │ │ │ + MAXIMA::GF-NS2PMOD-FACTOR MAXIMA::JACOBI-IMPL │ │ │ │ + MAXIMA::DIMENSION-PREFIX MAXIMA::LEFTOVER-MFORMAT-ARGS? │ │ │ │ + MAXIMA::GF-NPLUS MAXIMA::RAT-ERROR-TO-MERROR MAXIMA::GETDEC │ │ │ │ + MAXIMA::SCEP MAXIMA::PCTIMES1 MAXIMA::LET-MACRO-GET-VARS │ │ │ │ + MAXIMA::COMPUMD MAXIMA::DEF-NUD MAXIMA::STRONGER-VAR? │ │ │ │ + MAXIMA::HORN+ MAXIMA::OLDGCDL MAXIMA::GF_JACOBI-IMPL │ │ │ │ + MAXIMA::DCOMPARE MAXIMA::LIST-MEQP MAXIMA::GF-INV │ │ │ │ + MAXIMA::N-TERM MAXIMA::WITH-$ERROR MAXIMA::DECLARE-TOP │ │ │ │ + MAXIMA::DIM-%LIMIT MAXIMA::MEVAL2 MAXIMA::M2-UNIT_STEP │ │ │ │ + MAXIMA::CMINUSP MAXIMA::EMIN MAXIMA::PTIMESCHK │ │ │ │ MAXIMA::GNUPLOT-COLOR MAXIMA::M//T MAXIMA::DIMENSION-NARY │ │ │ │ MAXIMA::DBV INTL::DGETTEXT MAXIMA::SETCALL MAXIMA::PCDIFFER │ │ │ │ MAXIMA::DIM-$MATRIX MAXIMA::DRAW2D-PARAMETRIC-ADAPTIVE │ │ │ │ MAXIMA::POLY-TERMS MAXIMA::SUBP MAXIMA::POISDIFF-IMPL │ │ │ │ MAXIMA::M2-ONEEXPINTEGRAL_EI MAXIMA::NTHCOL MAXIMA::ORDFNA │ │ │ │ - MAXIMA::RADCAN1 MAXIMA::ORDER< MAXIMA::GF-NREM │ │ │ │ - MAXIMA::DIMENSION-MATCH MAXIMA::PTIMESROW MAXIMA::PCONTENT1 │ │ │ │ + MAXIMA::RADCAN1 MAXIMA::ORDER< MAXIMA::DIMENSION-MATCH │ │ │ │ + MAXIMA::PTIMESROW MAXIMA::GF-NREM MAXIMA::PCONTENT1 │ │ │ │ MAXIMA::DEFINE-TC-MULT MAXIMA::GCTIME1 │ │ │ │ MAXIMA::GF_NORMAL_BASIS_REP-IMPL MAXIMA::PSCOSA+B │ │ │ │ MAXIMA::DO-BREAK MAXIMA::COLLECT MAXIMA::CTIMEMT │ │ │ │ MAXIMA::SUMCOEF MAXIMA::DNQ SYSTEM::CTIMES MAXIMA::PDISREP! │ │ │ │ MAXIMA::SIGNP MAXIMA::EXTRACT MAXIMA::LMAKE2 │ │ │ │ MAXIMA::POISMERGE22 MAXIMA::PADE-MONIZE MAXIMA::RPLUS │ │ │ │ - MAXIMA::SUBLIST_INDICES-IMPL MAXIMA::C-$PN MAXIMA::IVAR2 │ │ │ │ - MAXIMA::NEWVARMAT MAXIMA::END- MAXIMA::EQUO MAXIMA::ZFACTSPLIT │ │ │ │ + MAXIMA::SUBLIST_INDICES-IMPL MAXIMA::C-$PN MAXIMA::NEWVARMAT │ │ │ │ + MAXIMA::IVAR2 MAXIMA::END- MAXIMA::EQUO MAXIMA::ZFACTSPLIT │ │ │ │ MAXIMA::XPTIMES MAXIMA::LMAKE PREGEXP::PREGEXP-SPLIT │ │ │ │ MAXIMA::BF-SCALE-FLOAT MAXIMA::PTZEROP MAXIMA::MAKORDER │ │ │ │ - MAXIMA::CPA1 MAXIMA::PSISIMP1 MAXIMA::P-TERMS MAXIMA::NCMUL │ │ │ │ + MAXIMA::CPA1 MAXIMA::P-TERMS MAXIMA::PSISIMP1 MAXIMA::NCMUL │ │ │ │ MAXIMA::RCDERIV MAXIMA::INTEGER-STIRLING2 │ │ │ │ MAXIMA::ARRAYMAKE-IMPL MAXIMA::M2-ONEEXPINTEGRAL_CI │ │ │ │ MAXIMA::TRUNC-STACK MAXIMA::EXPTB │ │ │ │ MAXIMA::GF-DISTINCT-DEGREE-FACTORS │ │ │ │ MAXIMA::ARRAY_DIMENSION_N-IMPL MAXIMA::ALLPRODS │ │ │ │ - MAXIMA::STRING<$ MAXIMA::M2-ONEY^2 │ │ │ │ - MAXIMA::M2-SUM-WITH-EXP-CASE4 MAXIMA::NISFIX │ │ │ │ - MAXIMA::DEF-MFORMAT-VAR MAXIMA::DRAW2D-IMPLICIT MAXIMA::ALIKE1 │ │ │ │ - MAXIMA::GETEXP-LE MAXIMA::GF-RANDOM MAXIMA::E>= │ │ │ │ - MAXIMA::WTPEXPT MAXIMA::DEL-LT MAXIMA::EVMAP MAXIMA::PUSH-TODO │ │ │ │ - MAXIMA::PPLUSCHK MAXIMA::MAKE-MLIST MAXIMA::FACTORSUM0 │ │ │ │ - MAXIMA::DIM-RAT MAXIMA::AT-NOT-DEPENDENT MAXIMA::FREE │ │ │ │ - MAXIMA::SPC3 MAXIMA::NISADDON MAXIMA::PTPTQUOTIENT │ │ │ │ - MAXIMA::PSEXPT MAXIMA::ALGPCHK MAXIMA::DEFINE-INITIAL-SYMBOLS │ │ │ │ - MAXIMA::MAYBPC MAXIMA::WITH-COLLECTOR MAXIMA::MULTIPLEP │ │ │ │ - MAXIMA::RCPINTEGERP MAXIMA::EXT-ARGS MAXIMA::M2-ONEK │ │ │ │ - MAXIMA::COPYN MAXIMA::POLYDECOMP-IMPL MAXIMA::M2-TWO-HANKEL_1 │ │ │ │ + MAXIMA::STRING<$ MAXIMA::M2-ONEY^2 MAXIMA::NISFIX │ │ │ │ + MAXIMA::M2-SUM-WITH-EXP-CASE4 MAXIMA::DEF-MFORMAT-VAR │ │ │ │ + MAXIMA::DRAW2D-IMPLICIT MAXIMA::ALIKE1 MAXIMA::WTPEXPT │ │ │ │ + MAXIMA::GETEXP-LE MAXIMA::GF-RANDOM MAXIMA::EVMAP MAXIMA::E>= │ │ │ │ + MAXIMA::DEL-LT MAXIMA::PUSH-TODO MAXIMA::PPLUSCHK │ │ │ │ + MAXIMA::MAKE-MLIST MAXIMA::FACTORSUM0 MAXIMA::DIM-RAT │ │ │ │ + MAXIMA::AT-NOT-DEPENDENT MAXIMA::FREE MAXIMA::SPC3 │ │ │ │ + MAXIMA::NISADDON MAXIMA::PTPTQUOTIENT MAXIMA::PSEXPT │ │ │ │ + MAXIMA::ALGPCHK MAXIMA::DEFINE-INITIAL-SYMBOLS MAXIMA::MAYBPC │ │ │ │ + MAXIMA::WITH-COLLECTOR MAXIMA::MULTIPLEP MAXIMA::RCPINTEGERP │ │ │ │ + MAXIMA::EXT-ARGS MAXIMA::M2-ONEK MAXIMA::COPYN │ │ │ │ + MAXIMA::POLYDECOMP-IMPL MAXIMA::M2-TWO-HANKEL_1 │ │ │ │ MAXIMA::SELECTOR MAXIMA::ADDROW MAXIMA::*FPATAN │ │ │ │ - MAXIMA::NEXT-PRIME MAXIMA::TC-MULT MAXIMA::PSDISREP*EXPAND │ │ │ │ + MAXIMA::TC-MULT MAXIMA::NEXT-PRIME MAXIMA::PSDISREP*EXPAND │ │ │ │ MAXIMA::MAND_TR MAXIMA::NEW-SKEL CL-INFO::SOME-INEXACT │ │ │ │ MAXIMA::GF-LOG-ERRCHK1 MAXIMA::PT-RED MAXIMA::GCTIMEP │ │ │ │ MAXIMA::BAKALEVELSOLVE MAXIMA::SQFRP MAXIMA::=LABZ MAXIMA::M+ │ │ │ │ MAXIMA::TIMEX0 MAXIMA::DIFFERENCE-VAR-SETS MAXIMA::EXCLUDE │ │ │ │ - MAXIMA::POISCTIMES1 MAXIMA::COMPARE-IMPL MAXIMA::ADD2LNC │ │ │ │ + MAXIMA::COMPARE-IMPL MAXIMA::POISCTIMES1 MAXIMA::ADD2LNC │ │ │ │ MAXIMA::SCS MAXIMA::SSOLVE MAXIMA::ORDMEXPT MAXIMA::LINPOWER0 │ │ │ │ MAXIMA::NC-ERR MAXIMA::MEVALP_TR MAXIMA::MASET MAXIMA::P0? │ │ │ │ MAXIMA::M2-BESSEL_Y*HANKEL_2 MAXIMA::M2-ONEEXPINTEGRAL_SI │ │ │ │ - MAXIMA::TMSYMETRICP MAXIMA::M2-ASSOC_LEGENDRE_P MAXIMA::HSIMP1 │ │ │ │ - MAXIMA::SUBLIST-IMPL MAXIMA::WITH-MULTIPLY-TABLE │ │ │ │ + MAXIMA::TMSYMETRICP MAXIMA::WITH-MULTIPLY-TABLE MAXIMA::HSIMP1 │ │ │ │ + MAXIMA::SUBLIST-IMPL MAXIMA::M2-ASSOC_LEGENDRE_P │ │ │ │ MAXIMA::MFUNCTION-DELETE MAXIMA::PSDISREP* │ │ │ │ - MAXIMA::DIMENSION-BUILD-INFO MAXIMA::MBUILDQ │ │ │ │ - MAXIMA::DEF-SIMPLIFIER MAXIMA::M2-SQROOTT MAXIMA::M2-ONEK^2 │ │ │ │ - MAXIMA::SOLVENTHP MAXIMA::PREM MAXIMA::GF-NXCTIMES │ │ │ │ + MAXIMA::DIMENSION-BUILD-INFO MAXIMA::DEF-SIMPLIFIER │ │ │ │ + MAXIMA::MBUILDQ MAXIMA::PREM MAXIMA::M2-SQROOTT │ │ │ │ + MAXIMA::SOLVENTHP MAXIMA::M2-ONEK^2 MAXIMA::GF-NXCTIMES │ │ │ │ MAXIMA::PTIMESMERGE MAXIMA::M2-A*T MAXIMA::RATDERIVATIVE │ │ │ │ MAXIMA::EXACTP MAXIMA::UPDATE-HEIGHTS MAXIMA::M2-ONEKONEJ │ │ │ │ MAXIMA::M2-ONEGAMMA-INCOMPLETE-LOWER MAXIMA::$SSTATUS-AUX │ │ │ │ - MAXIMA::SIGNUM-TRANS MAXIMA::E+ MAXIMA::RAISEUP │ │ │ │ + MAXIMA::E+ MAXIMA::SIGNUM-TRANS MAXIMA::RAISEUP │ │ │ │ MAXIMA::POSINTEGERSET MAXIMA::ISGREATERP MAXIMA::MDEFPROP │ │ │ │ MAXIMA::FILLARRAY MAXIMA::SETBP MAXIMA::A MAXIMA::HALFSPLIT │ │ │ │ MAXIMA::NEGTEST MAXIMA::SIGNDIFF-SPECIAL MAXIMA::PRESIGN │ │ │ │ MAXIMA::FFACTOR MAXIMA::PTCDIFFER-MINUS MAXIMA::M1+T │ │ │ │ - MAXIMA::M2-ONEEXPINTEGRAL_E1 MAXIMA::NCONC-TERMS │ │ │ │ - MAXIMA::VGREAT MAXIMA::PS-LC* MAXIMA::INTERSECT* │ │ │ │ + MAXIMA::M2-ONEEXPINTEGRAL_E1 MAXIMA::VGREAT │ │ │ │ + MAXIMA::NCONC-TERMS MAXIMA::PS-LC* MAXIMA::INTERSECT* │ │ │ │ MAXIMA::PARTITION_SET-IMPL MAXIMA::FPPLUS MAXIMA::RATQU │ │ │ │ - MAXIMA::REMVALUE MAXIMA::CNTHROOT MAXIMA::NLABZ │ │ │ │ + MAXIMA::CNTHROOT MAXIMA::REMVALUE MAXIMA::NLABZ │ │ │ │ MAXIMA::FPTIMES COMMAND-LINE::PROCESS-ARGS MAXIMA::FTAKE* │ │ │ │ - MAXIMA::NEXT-SERIES MAXIMA::SAFE-ASSOC MAXIMA::+DEF-MFORMAT-OP │ │ │ │ - MAXIMA::GETD0 MAXIMA::RAT3 MAXIMA::MFUNCTION-CALL │ │ │ │ + MAXIMA::NEXT-SERIES MAXIMA::+DEF-MFORMAT-OP MAXIMA::GETD0 │ │ │ │ + MAXIMA::SAFE-ASSOC MAXIMA::RAT3 MAXIMA::MFUNCTION-CALL │ │ │ │ MAXIMA::MAKPRODG MAXIMA::BIND-FPPREC MAXIMA::CPRES1 │ │ │ │ MAXIMA::ADD-TERM MAXIMA::GF-BALANCED-INFO MAXIMA::M2-ONERF │ │ │ │ MAXIMA::FUNGEN&ENV-FOR-MEVAL MAXIMA::HSIMP MAXIMA::LC │ │ │ │ - CL-INFO::EXACT-TOPIC-MATCH-1 MAXIMA::FSPLIT MAXIMA::SEL │ │ │ │ - MAXIMA::PZERO MAXIMA::FPPREC1 MAXIMA::PSANS-ADD │ │ │ │ + MAXIMA::PZERO MAXIMA::FSPLIT CL-INFO::EXACT-TOPIC-MATCH-1 │ │ │ │ + MAXIMA::SEL MAXIMA::FPPREC1 MAXIMA::PSANS-ADD │ │ │ │ MAXIMA::LISP-ARRAY-ALIKE1 MAXIMA::MMACRO-DISPLACE │ │ │ │ MAXIMA::LINDEP MAXIMA::INV* MAXIMA::DEFMTRFUN-EXTERNAL │ │ │ │ MAXIMA::ATRIGH MAXIMA::MERGESOLN MAXIMA::MAKE-MEXPT-L │ │ │ │ MAXIMA::ADD2CSTR1 MAXIMA::FLOAT_APPROX_EQUAL-IMPL │ │ │ │ MAXIMA::GF-NXETIMES MAXIMA::GVAR-TRUNC MAXIMA::SSET-DIFFERENCE │ │ │ │ MAXIMA::TMUNIFY-LOOP MAXIMA::COMPILEPLUS │ │ │ │ MAXIMA::ARGUMENT-LENGTH-CHECK MAXIMA::ADDMATRIX │ │ │ │ MAXIMA::MBUILDQ-ASSOCIATE MAXIMA::BIND-MFORMAT-STATE-VARS │ │ │ │ MAXIMA::DIVCARCDR MAXIMA::PTIMES1 MAXIMA::SININT* │ │ │ │ MAXIMA::ASK-INTEGER MAXIMA::UNION* MAXIMA::IVAR │ │ │ │ MAXIMA::PDIFFERENCE MAXIMA::DINTEXP MAXIMA::CFQUOT │ │ │ │ MAXIMA::RATCF MAXIMA::ASET-BY-CURSOR MAXIMA::BIND-SYM │ │ │ │ MAXIMA::DEFUN-CHECKED MAXIMA::G-REP-OPERANDS MAXIMA::NZEROS │ │ │ │ - MAXIMA::M2-ONEQ MAXIMA::TRUNC-VECT1 MAXIMA::ALLROOT │ │ │ │ - MAXIMA::RT-SEPAR MAXIMA::M1-T MAXIMA::PSDERIVATIVE │ │ │ │ + MAXIMA::RT-SEPAR MAXIMA::TRUNC-VECT1 MAXIMA::M2-ONEQ │ │ │ │ + MAXIMA::ALLROOT MAXIMA::M1-T MAXIMA::PSDERIVATIVE │ │ │ │ MAXIMA::MREAD-PROMPTER MAXIMA::GET-KEY-VAR MAXIMA::CONST │ │ │ │ MAXIMA::FIRST-ORDER-P MAXIMA::APPEARS MAXIMA::OP │ │ │ │ MAXIMA::AMONGL MAXIMA::SIMPLIM%INVERSE_JACOBI_CS │ │ │ │ MAXIMA::PSINA+B MAXIMA::MAKE-MDO MAXIMA::LAMBDA-MEQP │ │ │ │ - MAXIMA::M2-E^-T MAXIMA::M2-ONES MAXIMA::PNTHROOTP │ │ │ │ - MAXIMA::REAL-BRANCH MAXIMA::RDIFFERENCE* MAXIMA::DEPENDS1 │ │ │ │ + MAXIMA::RDIFFERENCE* MAXIMA::PNTHROOTP MAXIMA::REAL-BRANCH │ │ │ │ + MAXIMA::M2-ONES MAXIMA::M2-E^-T MAXIMA::DEPENDS1 │ │ │ │ MAXIMA::EXT-FUN MAXIMA::PARTITION-IMPL MAXIMA::WITH-COMPSPLT │ │ │ │ MAXIMA::RTC-DIVIDE-BY-GCD MAXIMA::DEF-MFORMAT-OP-C │ │ │ │ MAXIMA::EXCHANGEVAR MAXIMA::FPTIMES1 MAXIMA::DEF-MATCH │ │ │ │ MAXIMA::REQUIRE-LIST-OR-SET MAXIMA::GF_NTH_ROOT-IMPL │ │ │ │ - MAXIMA::FEATUREP-IMPL MAXIMA::CALL-BATCH1 MAXIMA::FINDFLIST │ │ │ │ - MAXIMA::ENEG MAXIMA::SOLVENTH MAXIMA::NALGFAC MAXIMA::TMDET │ │ │ │ - MAXIMA::COMPARE MAXIMA::TAYLOR1 │ │ │ │ + MAXIMA::FEATUREP-IMPL MAXIMA::CALL-BATCH1 MAXIMA::ENEG │ │ │ │ + MAXIMA::FINDFLIST MAXIMA::SOLVENTH MAXIMA::NALGFAC │ │ │ │ + MAXIMA::TMDET MAXIMA::COMPARE MAXIMA::TAYLOR1 │ │ │ │ COMMAND-LINE::CL-OPTION-DESCRIPTION MAXIMA::DEFF │ │ │ │ MAXIMA::MDEFMACRO1 MAXIMA::DIM-%INTEGRATE MAXIMA::E │ │ │ │ MAXIMA::RCZEROP MAXIMA::MAKE-MEXPT-SIMP MAXIMA::RCINTEGERP │ │ │ │ MAXIMA::LISTIFY MAXIMA::KIND MAXIMA::DIM-MABS │ │ │ │ MAXIMA::+DEF-MFORMAT-VAR MAXIMA::TMERGE MAXIMA::MDEFINE1 │ │ │ │ - MAXIMA::M2-HANKEL_1 MAXIMA::GF-XCTIMES MAXIMA::STARDISP │ │ │ │ - MAXIMA::ONP MAXIMA::TR-ARRAYSETQ MAXIMA::POLY? │ │ │ │ - MAXIMA::ARG-COUNT-CHECK MAXIMA::ERB-ERR MAXIMA::TAKE* │ │ │ │ - MAXIMA::RATDIF MAXIMA::SIGNDIFF-MINMAX MAXIMA::PAR │ │ │ │ - MAXIMA::M2-SUM-WITH-EXP-CASE3 MAXIMA::REAL-EPSILONP │ │ │ │ - MAXIMA::REAL-ROOTS MAXIMA::CONST1 MAXIMA::POLY-VAR │ │ │ │ - MAXIMA::LISP-EVAL MAXIMA::ISLINEAR MAXIMA::PSMAKE │ │ │ │ - MAXIMA::MERGE-SKEL MAXIMA::C-DOBJ MAXIMA::RCDERIVX │ │ │ │ + MAXIMA::M2-HANKEL_1 MAXIMA::GF-XCTIMES MAXIMA::TR-ARRAYSETQ │ │ │ │ + MAXIMA::ONP MAXIMA::STARDISP MAXIMA::ARG-COUNT-CHECK │ │ │ │ + MAXIMA::POLY? MAXIMA::ERB-ERR MAXIMA::TAKE* MAXIMA::RATDIF │ │ │ │ + MAXIMA::SIGNDIFF-MINMAX MAXIMA::PAR MAXIMA::REAL-EPSILONP │ │ │ │ + MAXIMA::M2-SUM-WITH-EXP-CASE3 MAXIMA::REAL-ROOTS │ │ │ │ + MAXIMA::CONST1 MAXIMA::POLY-VAR MAXIMA::LISP-EVAL │ │ │ │ + MAXIMA::ISLINEAR MAXIMA::PSMAKE MAXIMA::MERGE-SKEL │ │ │ │ + MAXIMA::C-DOBJ MAXIMA::RCDERIVX │ │ │ │ MAXIMA::OPERATOR-FREQUENCY-TABLE MAXIMA::DELETEROW │ │ │ │ MAXIMA::TMCOMBI MAXIMA::OPERATORP-IMPL MAXIMA::PTPTPLUS │ │ │ │ MAXIMA::DEF-OPERATORP1 MAXIMA::ISQUADRATICP MAXIMA::SRATP │ │ │ │ MAXIMA::APPROX-ALIKE MAXIMA::INTEXT MAXIMA::LET-RULE-SETTER │ │ │ │ MAXIMA::DEL MAXIMA::PSQUO MAXIMA::GETLABELS* │ │ │ │ MAXIMA::SYMBOL-ARRAY MAXIMA::MULTMAT MAXIMA::EXCHANGECOL │ │ │ │ MAXIMA::CONS-IMPL MAXIMA::TOP-MFORMAT-STRING │ │ │ │ - MAXIMA::OPER-NAMEP MAXIMA::MYADD2LNC MAXIMA::MAKE-MTIMES-SIMP │ │ │ │ - MAXIMA::SET-OUTPUT-FORMAT-FOR-HELP MAXIMA::NTHKDR │ │ │ │ - MAXIMA::SET-VALS-INTO-LIST MAXIMA::SKEL MAXIMA::NPCTIMES │ │ │ │ - MAXIMA::N*ATANH-1/K MAXIMA::NARG1 MAXIMA::RPOWERSET │ │ │ │ - MAXIMA::DECLARE-INDEX-PROPERTIES-1 MAXIMA::SCH-LOOP │ │ │ │ - MAXIMA::ELLIPTIC-F MAXIMA::LED-PROPL MAXIMA::DISPLA-DEF │ │ │ │ - MAXIMA::DIFF-EXPAND MAXIMA::DEFMTRFUN MAXIMA::MLET │ │ │ │ - MAXIMA::SDIFFTIMES MAXIMA::MAKE-POLY MAXIMA::GF-DLOGB │ │ │ │ - MAXIMA::PCTIMES MAXIMA::EXP-CONVERG-FORM MAXIMA::ERREV-SL │ │ │ │ - MAXIMA::ORDERLESSP-IMPL MAXIMA::REC MAXIMA::EF_GCDEX-IMPL │ │ │ │ - MAXIMA::DENOM MAXIMA::REMOV0 MAXIMA::RCMINTEGERP │ │ │ │ - MAXIMA::TSEXPT MAXIMA::LED-CALL MAXIMA::OPER-NAME │ │ │ │ - MAXIMA::FIND-LEXP MAXIMA::SETDIFFERENCE-IMPL MAXIMA::RATPLUS │ │ │ │ - MAXIMA::M2-TWOI MAXIMA::LINPOWER MAXIMA::TAKE │ │ │ │ + MAXIMA::OPER-NAMEP MAXIMA::MAKE-MTIMES-SIMP │ │ │ │ + MAXIMA::SET-OUTPUT-FORMAT-FOR-HELP MAXIMA::MYADD2LNC │ │ │ │ + MAXIMA::NTHKDR MAXIMA::SET-VALS-INTO-LIST MAXIMA::SKEL │ │ │ │ + MAXIMA::NPCTIMES MAXIMA::N*ATANH-1/K MAXIMA::NARG1 │ │ │ │ + MAXIMA::RPOWERSET MAXIMA::DECLARE-INDEX-PROPERTIES-1 │ │ │ │ + MAXIMA::SCH-LOOP MAXIMA::ELLIPTIC-F MAXIMA::LED-PROPL │ │ │ │ + MAXIMA::DISPLA-DEF MAXIMA::DIFF-EXPAND MAXIMA::SDIFFTIMES │ │ │ │ + MAXIMA::MLET MAXIMA::DEFMTRFUN MAXIMA::MAKE-POLY │ │ │ │ + MAXIMA::GF-DLOGB MAXIMA::PCTIMES MAXIMA::ERREV-SL │ │ │ │ + MAXIMA::EXP-CONVERG-FORM MAXIMA::ORDERLESSP-IMPL MAXIMA::REC │ │ │ │ + MAXIMA::EF_GCDEX-IMPL MAXIMA::DENOM MAXIMA::REMOV0 │ │ │ │ + MAXIMA::RCMINTEGERP MAXIMA::TSEXPT MAXIMA::LED-CALL │ │ │ │ + MAXIMA::OPER-NAME MAXIMA::FIND-LEXP MAXIMA::SETDIFFERENCE-IMPL │ │ │ │ + MAXIMA::RATPLUS MAXIMA::M2-TWOI MAXIMA::LINPOWER MAXIMA::TAKE │ │ │ │ MAXIMA::POISMERGE2 MAXIMA::RREDUCE MAXIMA::PAIR MAXIMA::PLUSIN │ │ │ │ MAXIMA::MEQUAL-LHS MAXIMA::ALGTESTD MAXIMA::DEBUGMODE1 │ │ │ │ - MAXIMA::M2-ARBPOW1 MAXIMA::LINEQ-CONSTANT MAXIMA::TLIST-MAPC │ │ │ │ - MAXIMA::M2-TWOY MAXIMA::INV_MOD-IMPL MAXIMA::ASK-EVOD │ │ │ │ - MAXIMA::PRIMPART MAXIMA::LSAFIX MAXIMA::QUOT MAXIMA::NPCTIMES1 │ │ │ │ - MAXIMA::MDO-BODY MAXIMA::DUMMY-VAR MAXIMA::MRV-MOVEUP │ │ │ │ - MAXIMA::M2-A*X^M+C MAXIMA::COUNT-ATOMS-MATCHING │ │ │ │ - MAXIMA::RCDISREP MAXIMA::GPPLUS MAXIMA::LISP-QUIET │ │ │ │ - MAXIMA::RZERO MAXIMA::ODDS MAXIMA::TRD-MSYMEVAL │ │ │ │ - MAXIMA::SIMPLIM%INVERSE_JACOBI_DC MAXIMA::RATEXPT │ │ │ │ - MAXIMA::ORDFN MAXIMA::NTHCOL1 MAXIMA::NULL-MFORMAT-STRING │ │ │ │ - MAXIMA::ISINOP MAXIMA::DEF-POS MAXIMA::INV-MOD MAXIMA::BXM │ │ │ │ - MAXIMA::RESTORELC MAXIMA::GF-GROUP-ORDER │ │ │ │ - MAXIMA::FIRST-FORM-LINE MAXIMA::POP-MFORMAT-STRING │ │ │ │ - MAXIMA::M2-STRUVE_H MAXIMA::BOX MAXIMA::PS-ARG-TRUNC │ │ │ │ - MAXIMA::RATDX1 MAXIMA::DPMODREM MAXIMA::GF-NRED MAXIMA::BEG │ │ │ │ - MAXIMA::T-O-VAR MAXIMA::M2-ONEIONEY MAXIMA::BBSORT │ │ │ │ - MAXIMA::NEVERSET MAXIMA::POISLIM1 MAXIMA::M2-ONEJ │ │ │ │ - MAXIMA::RJFSIMP MAXIMA::M2-WHITTAKER_W MAXIMA::M-TLAMBDA │ │ │ │ - MAXIMA::TAY-ERROR MAXIMA::PUSH-DEFVAR MAXIMA::RESULTANT │ │ │ │ - MAXIMA::PLCMCOFACTS MAXIMA::RCDIFF! MAXIMA::PS-LE │ │ │ │ - MAXIMA::HANKEL-2 MAXIMA::LEARN-NUMER MAXIMA::NEWGCDCALL │ │ │ │ - MAXIMA::INV MAXIMA::MAKE-MTEXT MAXIMA::SP2DIFF MAXIMA::PSDIFF │ │ │ │ + MAXIMA::LINEQ-CONSTANT MAXIMA::M2-ARBPOW1 MAXIMA::TLIST-MAPC │ │ │ │ + MAXIMA::PRIMPART MAXIMA::M2-TWOY MAXIMA::ASK-EVOD │ │ │ │ + MAXIMA::INV_MOD-IMPL MAXIMA::LSAFIX MAXIMA::QUOT │ │ │ │ + MAXIMA::NPCTIMES1 MAXIMA::MDO-BODY MAXIMA::MRV-MOVEUP │ │ │ │ + MAXIMA::DUMMY-VAR MAXIMA::M2-A*X^M+C │ │ │ │ + MAXIMA::COUNT-ATOMS-MATCHING MAXIMA::RCDISREP MAXIMA::GPPLUS │ │ │ │ + MAXIMA::LISP-QUIET MAXIMA::RZERO MAXIMA::ODDS │ │ │ │ + MAXIMA::TRD-MSYMEVAL MAXIMA::SIMPLIM%INVERSE_JACOBI_DC │ │ │ │ + MAXIMA::RATEXPT MAXIMA::ORDFN MAXIMA::NTHCOL1 │ │ │ │ + MAXIMA::NULL-MFORMAT-STRING MAXIMA::ISINOP MAXIMA::INV-MOD │ │ │ │ + MAXIMA::DEF-POS MAXIMA::BXM MAXIMA::RESTORELC │ │ │ │ + MAXIMA::GF-GROUP-ORDER MAXIMA::FIRST-FORM-LINE │ │ │ │ + MAXIMA::POP-MFORMAT-STRING MAXIMA::BOX MAXIMA::M2-STRUVE_H │ │ │ │ + MAXIMA::PS-ARG-TRUNC MAXIMA::RATDX1 MAXIMA::DPMODREM │ │ │ │ + MAXIMA::GF-NRED MAXIMA::BEG MAXIMA::T-O-VAR │ │ │ │ + MAXIMA::M2-ONEIONEY MAXIMA::BBSORT MAXIMA::NEVERSET │ │ │ │ + MAXIMA::POISLIM1 MAXIMA::M2-ONEJ MAXIMA::RJFSIMP │ │ │ │ + MAXIMA::M2-WHITTAKER_W MAXIMA::M-TLAMBDA MAXIMA::TAY-ERROR │ │ │ │ + MAXIMA::PUSH-DEFVAR MAXIMA::RESULTANT MAXIMA::PLCMCOFACTS │ │ │ │ + MAXIMA::RCDIFF! MAXIMA::PS-LE MAXIMA::HANKEL-2 │ │ │ │ + MAXIMA::LEARN-NUMER MAXIMA::NEWGCDCALL MAXIMA::INV │ │ │ │ + MAXIMA::MAKE-MTEXT MAXIMA::SP2DIFF MAXIMA::PSDIFF │ │ │ │ MAXIMA::PUSH-STRING MAXIMA::GREATERRATP MAXIMA::PARTNUM │ │ │ │ MAXIMA::MEMQ MAXIMA::PSTIMES MAXIMA::RETRIEVE │ │ │ │ - MAXIMA::DIM-MDEFINE MAXIMA::TRACE-TYPE MAXIMA::CAR> │ │ │ │ + MAXIMA::DIM-MDEFINE MAXIMA::CAR> MAXIMA::TRACE-TYPE │ │ │ │ MAXIMA::KLIM MAXIMA::DIMENSION-SUPERSCRIPT MAXIMA::XORM │ │ │ │ MAXIMA::ZN-GCDEX2 MAXIMA::MBINDING-SUB MAXIMA::PSPLUS │ │ │ │ MAXIMA::ADDMATRIX1 MAXIMA::GPDIFFERENCE │ │ │ │ - MAXIMA::CDR-MFORMAT-STRING MAXIMA::M2-ONELOG MAXIMA::RATDX │ │ │ │ + MAXIMA::CDR-MFORMAT-STRING MAXIMA::RATDX MAXIMA::M2-ONELOG │ │ │ │ MAXIMA::DEF%TR MAXIMA::MRV-SIGN MAXIMA::P-LE MAXIMA::RETLIST │ │ │ │ - MAXIMA::M2-ONEC MAXIMA::LASTN-IMPL MAXIMA::REMOV3 MAXIMA::ALGV │ │ │ │ - MAXIMA::TMPATHP MAXIMA::CEXPT MAXIMA::EXPAND-AND-DISREP │ │ │ │ - MAXIMA::SHOW MAXIMA::M1- MAXIMA::RCTIMES MAXIMA::PRENUMBER │ │ │ │ - MAXIMA::WHILE MAXIMA::RCFONE MAXIMA::LODEG MAXIMA::DO%SUM │ │ │ │ - MAXIMA::CPOL2P MAXIMA::XMAXIMA-COLOR MAXIMA::EPOS? │ │ │ │ - MAXIMA::PEXPT MAXIMA::EQUAL-TIMES-MINUS-TWO │ │ │ │ + MAXIMA::ALGV MAXIMA::M2-ONEC MAXIMA::REMOV3 MAXIMA::LASTN-IMPL │ │ │ │ + MAXIMA::TMPATHP MAXIMA::CEXPT MAXIMA::SHOW │ │ │ │ + MAXIMA::EXPAND-AND-DISREP MAXIMA::M1- MAXIMA::RCTIMES │ │ │ │ + MAXIMA::XMAXIMA-COLOR MAXIMA::WHILE MAXIMA::RCFONE │ │ │ │ + MAXIMA::LODEG MAXIMA::PRENUMBER MAXIMA::DO%SUM MAXIMA::CPOL2P │ │ │ │ + MAXIMA::EPOS? MAXIMA::PEXPT MAXIMA::EQUAL-TIMES-MINUS-TWO │ │ │ │ MAXIMA::SETEQUALP-IMPL MAXIMA::MPRINT MAXIMA::PAIROFF │ │ │ │ MAXIMA::MARK+ MAXIMA::M2-TWOJ MAXIMA::BAKSUBST │ │ │ │ - MAXIMA::MMACROEXPANSION-CHECK MAXIMA::DADDNQ MAXIMA::E- │ │ │ │ - MAXIMA::COMPILETIMES MAXIMA::ROTATION1-IMPL │ │ │ │ + MAXIMA::MMACROEXPANSION-CHECK MAXIMA::DADDNQ │ │ │ │ + MAXIMA::COMPILETIMES MAXIMA::E- MAXIMA::ROTATION1-IMPL │ │ │ │ MAXIMA::SOLUTION-LOSSES MAXIMA::GENFIND MAXIMA::PSDISREP+ │ │ │ │ MAXIMA::DUP MAXIMA::ORDE MAXIMA::MNUMERICALP MAXIMA::RCEXPT1 │ │ │ │ SYSTEM::CDIFFERENCE MAXIMA::RQUOTIENT MAXIMA::PDIVIDE │ │ │ │ MAXIMA::MFREEL MAXIMA::GF-IRR MAXIMA::MAKE-G-REP MAXIMA::DCOMP │ │ │ │ MAXIMA::FSEL MAXIMA::REVEAL-IMPL MAXIMA::RCPLUS! │ │ │ │ - MAXIMA::CONTODR MAXIMA::PUTLIMVAL MAXIMA::DESETQ MAXIMA::RIB │ │ │ │ - MAXIMA::ASKEQUAL-IMPL MAXIMA::MAKE-MEQUAL MAXIMA::CFTIMES │ │ │ │ - MAXIMA::BINOCOMP MAXIMA::J1TF MAXIMA::CQUOTIENT MAXIMA::E= │ │ │ │ - MAXIMA::MBUILDQ-SUBST MAXIMA::ULABZ MAXIMA::ALIAS │ │ │ │ - MAXIMA::M2-SUM-WITH-EXP-CASE2 MAXIMA::ADD-TO MAXIMA::PAQUO │ │ │ │ - MAXIMA::RATREP MAXIMA::QUICK-SQFR-CHECK MAXIMA::STRING1 │ │ │ │ - MAXIMA::LIM-TIMES MAXIMA::RULE-APPLY MAXIMA::ZERO-WARN │ │ │ │ - MAXIMA::DEF-COLLISIONS MAXIMA::INTEGER-SUBSCRIPTP │ │ │ │ - MAXIMA::VAR-DATA MAXIMA::EXP-FUN MAXIMA::SOLVE1A │ │ │ │ - MAXIMA::FIRST-C MAXIMA::ATOMGRAD MAXIMA::*FPSIN │ │ │ │ - MAXIMA::REM-IMPL MAXIMA::SOLUTION-WINS MAXIMA::MRAT-HEADER │ │ │ │ - MAXIMA::FRAC-EXPINTEGRAL-E MAXIMA::LIMFACT MAXIMA::M2-SUM │ │ │ │ - MAXIMA::BESSEL-K MAXIMA::PS-DATA MAXIMA::CURRENT-TRUNC │ │ │ │ - MAXIMA::OLD-GET MAXIMA::+MSET MAXIMA::ASSOL MAXIMA::DSKSETQ │ │ │ │ - MAXIMA::BADROWS MAXIMA::COMPILEATOM MAXIMA::CMINUS │ │ │ │ - MAXIMA::INTDIFFL1L2 MAXIMA::INTCV1 MAXIMA::ARRAY-MEQP │ │ │ │ - MAXIMA::TCONS MAXIMA::FTAKE MAXIMA::MAKEPREDS │ │ │ │ - MAXIMA::MAYBE-CHAR-IS-FIXNUM-LET MAXIMA::M2-ASSOC_LEGENDRE_Q │ │ │ │ - MAXIMA::M2-ONERFC MAXIMA::CONVERT │ │ │ │ - MAXIMA::M2-ONEGAMMAINCOMPLETE MAXIMA::PADE-LEXP │ │ │ │ - MAXIMA::INCREASELIST MAXIMA::PRIMES-IMPL MAXIMA::DELETECOL │ │ │ │ - MAXIMA::PATIMES MAXIMA::CHEBY MAXIMA::ARRSTORE MAXIMA::NTHELEM │ │ │ │ - MAXIMA::SIMPNCT-ALIKE MAXIMA::MAKE-MEQUAL-L MAXIMA::PSTERM1 │ │ │ │ - MAXIMA::M-TLAMBDA&ENV MAXIMA::PSCPLUS1 MAXIMA::ASSIGN-SYMBOLS │ │ │ │ - MAXIMA::LE MAXIMA::DIAGINV MAXIMA::YUK-SU-META-PROP │ │ │ │ - MAXIMA::DEF-LBP MAXIMA::MAKE-RAT-SIMP MAXIMA::PS-LT │ │ │ │ - MAXIMA::M-TLAMBDA&ENV& MAXIMA::USOLVE MAXIMA::PLCM │ │ │ │ - MAXIMA::GF-UNIT-P MAXIMA::M-T MAXIMA::BOTHCOEF-IMPL │ │ │ │ - MAXIMA::SOLVE-A*F^N+B MAXIMA::IS-MOR MAXIMA::PSDIFF1 │ │ │ │ - MAXIMA::POISCTIMES-IMPL MAXIMA::M2-HANKEL_1*BESSEL_J │ │ │ │ - MAXIMA::E0? MAXIMA::M2-ONEI^2 MAXIMA::ENTERMATRIX-IMPL │ │ │ │ - MAXIMA::M2-C*T^V MAXIMA::INTSET1 MAXIMA::RCMONE │ │ │ │ - MAXIMA::ROTATE_PTS-IMPL MAXIMA::SIMPLIM%INVERSE_JACOBI_NC │ │ │ │ - MAXIMA::BP MAXIMA::ITERATE-OVER-BKPTS MAXIMA::POLY-DATA │ │ │ │ - MAXIMA::TABLE MAXIMA::NEXT-PRIME-DET MAXIMA::PTIMES%E │ │ │ │ - MAXIMA::LET-PW MAXIMA::IMPROPER-ARG-ERR MAXIMA::COMPILEMATCH │ │ │ │ + MAXIMA::CONTODR MAXIMA::PUTLIMVAL MAXIMA::DESETQ │ │ │ │ + MAXIMA::ASKEQUAL-IMPL MAXIMA::RIB MAXIMA::CFTIMES │ │ │ │ + MAXIMA::MAKE-MEQUAL MAXIMA::BINOCOMP MAXIMA::J1TF MAXIMA::E= │ │ │ │ + MAXIMA::CQUOTIENT MAXIMA::MBUILDQ-SUBST MAXIMA::ULABZ │ │ │ │ + MAXIMA::ALIAS MAXIMA::M2-SUM-WITH-EXP-CASE2 MAXIMA::ADD-TO │ │ │ │ + MAXIMA::PAQUO MAXIMA::RATREP MAXIMA::QUICK-SQFR-CHECK │ │ │ │ + MAXIMA::STRING1 MAXIMA::LIM-TIMES MAXIMA::RULE-APPLY │ │ │ │ + MAXIMA::ZERO-WARN MAXIMA::DEF-COLLISIONS │ │ │ │ + MAXIMA::INTEGER-SUBSCRIPTP MAXIMA::VAR-DATA MAXIMA::EXP-FUN │ │ │ │ + MAXIMA::SOLVE1A MAXIMA::FIRST-C MAXIMA::ATOMGRAD │ │ │ │ + MAXIMA::*FPSIN MAXIMA::REM-IMPL MAXIMA::SOLUTION-WINS │ │ │ │ + MAXIMA::MRAT-HEADER MAXIMA::FRAC-EXPINTEGRAL-E MAXIMA::LIMFACT │ │ │ │ + MAXIMA::M2-SUM MAXIMA::BESSEL-K MAXIMA::PS-DATA │ │ │ │ + MAXIMA::OLD-GET MAXIMA::CURRENT-TRUNC MAXIMA::+MSET │ │ │ │ + MAXIMA::ASSOL MAXIMA::DSKSETQ MAXIMA::BADROWS │ │ │ │ + MAXIMA::COMPILEATOM MAXIMA::CMINUS MAXIMA::INTDIFFL1L2 │ │ │ │ + MAXIMA::INTCV1 MAXIMA::ARRAY-MEQP MAXIMA::TCONS MAXIMA::FTAKE │ │ │ │ + MAXIMA::MAKEPREDS MAXIMA::MAYBE-CHAR-IS-FIXNUM-LET │ │ │ │ + MAXIMA::INCREASELIST MAXIMA::CONVERT MAXIMA::PADE-LEXP │ │ │ │ + MAXIMA::M2-ONERFC MAXIMA::M2-ASSOC_LEGENDRE_Q │ │ │ │ + MAXIMA::M2-ONEGAMMAINCOMPLETE MAXIMA::PRIMES-IMPL │ │ │ │ + MAXIMA::DELETECOL MAXIMA::ARRSTORE MAXIMA::CHEBY │ │ │ │ + MAXIMA::PATIMES MAXIMA::SIMPNCT-ALIKE MAXIMA::NTHELEM │ │ │ │ + MAXIMA::MAKE-MEQUAL-L MAXIMA::PSTERM1 MAXIMA::PSCPLUS1 │ │ │ │ + MAXIMA::M-TLAMBDA&ENV MAXIMA::ASSIGN-SYMBOLS MAXIMA::DIAGINV │ │ │ │ + MAXIMA::LE MAXIMA::YUK-SU-META-PROP MAXIMA::DEF-LBP │ │ │ │ + MAXIMA::MAKE-RAT-SIMP MAXIMA::PS-LT MAXIMA::M-TLAMBDA&ENV& │ │ │ │ + MAXIMA::USOLVE MAXIMA::PLCM MAXIMA::M-T MAXIMA::GF-UNIT-P │ │ │ │ + MAXIMA::BOTHCOEF-IMPL MAXIMA::SOLVE-A*F^N+B MAXIMA::IS-MOR │ │ │ │ + MAXIMA::PSDIFF1 MAXIMA::POISCTIMES-IMPL │ │ │ │ + MAXIMA::M2-HANKEL_1*BESSEL_J MAXIMA::E0? MAXIMA::M2-ONEI^2 │ │ │ │ + MAXIMA::ENTERMATRIX-IMPL MAXIMA::INTSET1 │ │ │ │ + MAXIMA::ROTATE_PTS-IMPL MAXIMA::RCMONE MAXIMA::M2-C*T^V │ │ │ │ + MAXIMA::SIMPLIM%INVERSE_JACOBI_NC MAXIMA::BP │ │ │ │ + MAXIMA::ITERATE-OVER-BKPTS MAXIMA::TABLE MAXIMA::POLY-DATA │ │ │ │ + MAXIMA::PTIMES%E MAXIMA::NEXT-PRIME-DET │ │ │ │ + MAXIMA::IMPROPER-ARG-ERR MAXIMA::COMPILEMATCH MAXIMA::LET-PW │ │ │ │ MAXIMA::S-MODE MAXIMA::M2-ONEW MAXIMA::RISCH-PCONSTP │ │ │ │ MAXIMA::DIM-%LSUM MAXIMA::TRUNC-VECTOR MAXIMA::HAIPART │ │ │ │ - MAXIMA::DIMENSION-PAREN MAXIMA::FILLARRAY-IMPL │ │ │ │ + MAXIMA::FILLARRAY-IMPL MAXIMA::DIMENSION-PAREN │ │ │ │ MAXIMA::XMAXIMA-PALETTES MAXIMA::META-ADD2LNC │ │ │ │ MAXIMA::ORDERLESSP MAXIMA::ONPU │ │ │ │ PREGEXP::PREGEXP-CHECK-IF-IN-CHAR-CLASS-P │ │ │ │ MAXIMA::+MFORMAT-LOOP MAXIMA::INSIDE MAXIMA::FAPPLY* │ │ │ │ MAXIMA::EXCHANGEROW MAXIMA::ERRSET MAXIMA::EQTEST │ │ │ │ MAXIMA::RCZERO MAXIMA::EF_NORMAL_BASIS_REP-IMPL MAXIMA::INTCV2 │ │ │ │ MAXIMA::FIRSTN-IMPL MAXIMA::INF-TYPEP MAXIMA::P-RED │ │ │ │ MAXIMA::SWITCH MAXIMA::RPLUS* MAXIMA::FCTC MAXIMA::MFREE │ │ │ │ MAXIMA::EZTESTDIVIDE MAXIMA::BESSEL-Y MAXIMA::PRINT-ABORT-MSG │ │ │ │ MAXIMA::DIVL MAXIMA::PINTERPOLATE MAXIMA::GF-GCD │ │ │ │ MAXIMA::VALPUT MAXIMA::ARGSFREEOF MAXIMA::CONF7 MAXIMA::HIPART │ │ │ │ MAXIMA::ZPDEGREEVECTOR MAXIMA::COL-IMPL MAXIMA::M^ │ │ │ │ - MAXIMA::DEF-MHEADER MAXIMA::MONO-TERM? MAXIMA::SC-CONVERG-FORM │ │ │ │ - MAXIMA::ASY MAXIMA::DIMENSION-NOFIX MAXIMA::MERRSET │ │ │ │ - MAXIMA::MZFREE MAXIMA::ZL-INTERSECTION MAXIMA::UPOLY+ │ │ │ │ - MAXIMA::COEFMATRIX-IMPL MAXIMA::SPSIMPCASES MAXIMA::PTZERO │ │ │ │ - MAXIMA::PRODCOEF1 MAXIMA::REAL-INFINITYP MAXIMA::DCONV │ │ │ │ - MAXIMA::DISJOIN-IMPL MAXIMA::RAT-DENOM MAXIMA::SIMPARGS │ │ │ │ - MAXIMA::GVAR-O MAXIMA::CPTIMESXA MAXIMA::MEMQARR │ │ │ │ - MAXIMA::PSDISREP2EXPAND MAXIMA::LOAD-MACSYMA-MACROS │ │ │ │ - MAXIMA::MPROPSCHK MAXIMA::MAXIMA-LISP-DEBUGGER │ │ │ │ - MAXIMA::M2-STRUVE_L MAXIMA::GF-NZX+CX MAXIMA::PSTANA+B │ │ │ │ - MAXIMA::P-VAR MAXIMA::M+LT MAXIMA::PADE1 MAXIMA::RCQUO │ │ │ │ - MAXIMA::GF-PLUS MAXIMA::LINEARP MAXIMA::TRIG-RIGHT-PLACEP │ │ │ │ - MAXIMA::EXPANINTEXPT MAXIMA::IROOT MAXIMA::GF-NONCONST-RANDOM │ │ │ │ - MAXIMA::PSCOSHA+B MAXIMA::HEURTRIAL MAXIMA::ZERO-PRODUCTP │ │ │ │ - MAXIMA::DOT--RI MAXIMA::CYCLP MAXIMA::WHAT-THE-$EV │ │ │ │ - MAXIMA::FILL-HASH MAXIMA::PSPLUS1 MAXIMA::FLRED │ │ │ │ - MAXIMA::RADICALP MAXIMA::MBUILDQ-SPLICE-ASSOCIATE MAXIMA::AP1 │ │ │ │ - MAXIMA::PFACTOR2 MAXIMA::R+ MAXIMA::ELLIPTIC-EU MAXIMA::CEIL │ │ │ │ - MAXIMA::C-$POS MAXIMA::PSTRIM-TERMS MAXIMA::MONOMGCD │ │ │ │ - MAXIMA::PDIFROWS MAXIMA::DPDIF MAXIMA::DIM-MCOND │ │ │ │ - MAXIMA::GETGOODVALS MAXIMA::REMRULE-IMPL MAXIMA::SET-INTERSECT │ │ │ │ - MAXIMA::RATDP1 MAXIMA::STRONGP MAXIMA::RISCHADD │ │ │ │ - MAXIMA::DEFGRAD MAXIMA::ASK-DECLARE │ │ │ │ - MAXIMA::M2-ONEEXPINTEGRAL_SHI MAXIMA::SP1GREAT │ │ │ │ - MAXIMA::FUNMAKE-IMPL MAXIMA::NONVARCHECK MAXIMA::GCEXPT │ │ │ │ - MAXIMA::SIDE-EFFECT-FREE-CHECK MAXIMA::POLY-IN-VAR │ │ │ │ - MAXIMA::M2-ONESLOMMEL MAXIMA::GAMMA-INCOMPLETE-LOWER-TF │ │ │ │ - MAXIMA::M2-ONEP0 MAXIMA::DISREP MAXIMA::PSCPLUS │ │ │ │ - CL-INFO::SELECT-INFO-ITEMS MAXIMA::REMOV4 MAXIMA::DATA-GVAR │ │ │ │ + MAXIMA::DEF-MHEADER MAXIMA::MONO-TERM? MAXIMA::ASY │ │ │ │ + MAXIMA::SC-CONVERG-FORM MAXIMA::MERRSET │ │ │ │ + MAXIMA::DIMENSION-NOFIX MAXIMA::COEFMATRIX-IMPL MAXIMA::MZFREE │ │ │ │ + MAXIMA::ZL-INTERSECTION MAXIMA::UPOLY+ MAXIMA::PTZERO │ │ │ │ + MAXIMA::SPSIMPCASES MAXIMA::PRODCOEF1 MAXIMA::REAL-INFINITYP │ │ │ │ + MAXIMA::DCONV MAXIMA::DISJOIN-IMPL MAXIMA::RAT-DENOM │ │ │ │ + MAXIMA::SIMPARGS MAXIMA::GVAR-O MAXIMA::CPTIMESXA │ │ │ │ + MAXIMA::MEMQARR MAXIMA::PSDISREP2EXPAND │ │ │ │ + MAXIMA::LOAD-MACSYMA-MACROS MAXIMA::MPROPSCHK │ │ │ │ + MAXIMA::MAXIMA-LISP-DEBUGGER MAXIMA::M2-STRUVE_L │ │ │ │ + MAXIMA::GF-NZX+CX MAXIMA::PSTANA+B MAXIMA::P-VAR MAXIMA::M+LT │ │ │ │ + MAXIMA::PADE1 MAXIMA::RCQUO MAXIMA::GF-PLUS MAXIMA::LINEARP │ │ │ │ + MAXIMA::TRIG-RIGHT-PLACEP MAXIMA::EXPANINTEXPT MAXIMA::IROOT │ │ │ │ + MAXIMA::GF-NONCONST-RANDOM MAXIMA::PSCOSHA+B MAXIMA::HEURTRIAL │ │ │ │ + MAXIMA::ZERO-PRODUCTP MAXIMA::DOT--RI MAXIMA::CYCLP │ │ │ │ + MAXIMA::WHAT-THE-$EV MAXIMA::FILL-HASH MAXIMA::PSPLUS1 │ │ │ │ + MAXIMA::FLRED MAXIMA::AP1 MAXIMA::PFACTOR2 MAXIMA::RADICALP │ │ │ │ + MAXIMA::MBUILDQ-SPLICE-ASSOCIATE MAXIMA::R+ │ │ │ │ + MAXIMA::ELLIPTIC-EU MAXIMA::CEIL MAXIMA::C-$POS │ │ │ │ + MAXIMA::PSTRIM-TERMS MAXIMA::MONOMGCD MAXIMA::PDIFROWS │ │ │ │ + MAXIMA::DPDIF MAXIMA::DIM-MCOND MAXIMA::GETGOODVALS │ │ │ │ + MAXIMA::REMRULE-IMPL MAXIMA::SET-INTERSECT MAXIMA::RATDP1 │ │ │ │ + MAXIMA::STRONGP MAXIMA::DEFGRAD MAXIMA::RISCHADD │ │ │ │ + MAXIMA::ASK-DECLARE MAXIMA::M2-ONEEXPINTEGRAL_SHI │ │ │ │ + MAXIMA::SP1GREAT MAXIMA::FUNMAKE-IMPL MAXIMA::NONVARCHECK │ │ │ │ + MAXIMA::GCEXPT MAXIMA::SIDE-EFFECT-FREE-CHECK │ │ │ │ + MAXIMA::POLY-IN-VAR MAXIMA::M2-ONESLOMMEL │ │ │ │ + MAXIMA::GAMMA-INCOMPLETE-LOWER-TF MAXIMA::M2-ONEP0 │ │ │ │ + MAXIMA::DISREP MAXIMA::PSCPLUS MAXIMA::REMOV4 │ │ │ │ + CL-INFO::SELECT-INFO-ITEMS MAXIMA::DATA-GVAR │ │ │ │ MAXIMA::SIMPLIM%INVERSE_JACOBI_SC MAXIMA::CDRAS │ │ │ │ MAXIMA::POLYSUBST MAXIMA::MAXIMA-REMF MAXIMA::IS-A-POLE │ │ │ │ - MAXIMA::DO-MERGE-SYMM MAXIMA::ASSOLIKE │ │ │ │ - MAXIMA::EXPAND-SING-TRIG? MAXIMA::DEFUN-MACLISP │ │ │ │ - MAXIMA::IS-MAND MAXIMA::NCONS MAXIMA::SETRLINK MAXIMA::KC-ARG2 │ │ │ │ - MAXIMA::RATDIFFERENCE MAXIMA::REQUIRE-LIST │ │ │ │ - MAXIMA::MAKE-MPLUS-SIMP MAXIMA::RCEXPT MAXIMA::TERM* │ │ │ │ - MAXIMA::PSCOEFP MAXIMA::M*T MAXIMA::GF-N2P-ERRCHK │ │ │ │ - MAXIMA::MAKE-RAT MAXIMA::DLF-MUMBLIFY MAXIMA::SETARG │ │ │ │ - MAXIMA::IGNORE-RAT-ERR MAXIMA::EVERY-TRIGARG-ALIKE │ │ │ │ - MAXIMA::NEXACTP MAXIMA::PRIMEP-SMALL MAXIMA::SET-PARTITIONS │ │ │ │ + MAXIMA::DO-MERGE-SYMM MAXIMA::ASSOLIKE MAXIMA::DEFUN-MACLISP │ │ │ │ + MAXIMA::EXPAND-SING-TRIG? MAXIMA::IS-MAND MAXIMA::NCONS │ │ │ │ + MAXIMA::SETRLINK MAXIMA::KC-ARG2 MAXIMA::RATDIFFERENCE │ │ │ │ + MAXIMA::REQUIRE-LIST MAXIMA::MAKE-MPLUS-SIMP MAXIMA::RCEXPT │ │ │ │ + MAXIMA::TERM* MAXIMA::PSCOEFP MAXIMA::M*T │ │ │ │ + MAXIMA::GF-N2P-ERRCHK MAXIMA::DLF-MUMBLIFY MAXIMA::MAKE-RAT │ │ │ │ + MAXIMA::SETARG MAXIMA::IGNORE-RAT-ERR │ │ │ │ + MAXIMA::EVERY-TRIGARG-ALIKE MAXIMA::NEXACTP │ │ │ │ + MAXIMA::PRIMEP-SMALL MAXIMA::SET-PARTITIONS │ │ │ │ MAXIMA::MAXMIN_EFFORT-ASSIGN MAXIMA::PTCDIFFER │ │ │ │ MAXIMA::PUSH-CONTEXT MAXIMA::DIMENSION-FUNCTION MAXIMA::TIMEX1 │ │ │ │ MAXIMA::TOTAL-SIGN MAXIMA::MFORMAT-LOOP-C MAXIMA::PSCTIMES* │ │ │ │ MAXIMA::M2-ONEU MAXIMA::DPGCD MAXIMA::MAKE-DECLARES │ │ │ │ MAXIMA::BINCOMP1 MAXIMA::ALGORDSET │ │ │ │ MAXIMA::MFORMAT-DISPATCH-ON-CHAR MAXIMA::CHECKBREAK │ │ │ │ MAXIMA::BATCH-STREAM MAXIMA::GREAT MAXIMA::XOR MAXIMA::FIXVL │ │ │ │ MAXIMA::MGRIND MAXIMA::SAFE-ZEROP MAXIMA::UNION1 │ │ │ │ MAXIMA::PARSER-ASSOC MAXIMA::POISEXPT-IMPL MAXIMA::COVERS │ │ │ │ - MAXIMA::DEF-LPOS MAXIMA::ODDFN MAXIMA::PTIMES* │ │ │ │ - MAXIMA::M2-BESSEL_K*HANKEL_1 MAXIMA::GETDIFF │ │ │ │ - MAXIMA::POISTIMES-IMPL MAXIMA::LASSOCIATIVE MAXIMA::HSTF │ │ │ │ - MAXIMA::MSUBLIS-SUBST MAXIMA::TRANSLATE-FILE MAXIMA::UNLAB │ │ │ │ - MAXIMA::CHECK-ARG MAXIMA::GET-DATUM MAXIMA::SUMCONTRACT2 │ │ │ │ - MAXIMA::EXTENDABLEP MAXIMA::M^T MAXIMA::ZERO_FUN-IMPL │ │ │ │ - MAXIMA::AVLINIT MAXIMA::MNQP MAXIMA::EVAL-MON │ │ │ │ - MAXIMA::%MAKE-POLYGON MAXIMA::PRESERVE MAXIMA::M2-ONEI │ │ │ │ - MAXIMA::DADDGR MAXIMA::EXP-DATUM-LT MAXIMA::LLINK │ │ │ │ - MAXIMA::GET-INVERSE MAXIMA::MAKE-MRAT-BODY MAXIMA::PUSH+STO │ │ │ │ - MAXIMA::SIMPINF-EXPT MAXIMA::FAPPLY MAXIMA::FACTOROUT1 │ │ │ │ - MAXIMA::PMON1 MAXIMA::DEFQUOTE MAXIMA::M2-WHITTAKER_M │ │ │ │ - MAXIMA::EBAKSUBST1 MAXIMA::DISPLACE BIGFLOAT::EXPT-EXTRA-BITS │ │ │ │ - MAXIMA::INTERSECT MAXIMA::INTCV3 MAXIMA::SAFE-GET │ │ │ │ - MAXIMA::INTEGER-STIRLING1 MAXIMA::MAKE-MLIST-L │ │ │ │ - MAXIMA::M2-ONE-GEN-LAGUERRE MAXIMA::PDEGREE MAXIMA::ADDROWS │ │ │ │ - MAXIMA::DECLAREKIND MAXIMA::DIMENSION-STRING │ │ │ │ - MAXIMA::M2-HANKEL_2*BESSEL_J MAXIMA::DIM-MDO │ │ │ │ - MAXIMA::GF-MATMULT2 MAXIMA::TMSTORE MAXIMA::FINDROOTS │ │ │ │ - MAXIMA::FPSIN MAXIMA::MEMBERCAR MAXIMA::ONEDIFF │ │ │ │ - MAXIMA::M2-ONEPJAC MAXIMA::M2-LEGENDRE_P MAXIMA::FREEOFL │ │ │ │ - MAXIMA::CNV MAXIMA::PDERIVATIVE MAXIMA::MAXIMA-REDUCE │ │ │ │ - MAXIMA::TRACE-P MAXIMA::LINSOLVE-IMPL MAXIMA::LT │ │ │ │ - MAXIMA::MRECORD-ASSIGN MAXIMA::C-$ZERO MAXIMA::DEPENDSL │ │ │ │ - MAXIMA::APPLY1HACK MAXIMA::SET-MEQP MAXIMA::LABEQ │ │ │ │ - MAXIMA::PINTERPOLATE4 MAXIMA::WITH-SAFE-RECURSION │ │ │ │ - MAXIMA::OLDGCD MAXIMA::*MREAD-PROMPT* MAXIMA::REMOVERULE │ │ │ │ - MAXIMA::EVFUNMAKE INTL::GETTEXT MAXIMA::PUSH-LOOP-CONTEXT │ │ │ │ - MAXIMA::NO-ERR-SUB MAXIMA::MDO-STEP MAXIMA::MACSYMA-ERRSET │ │ │ │ - MAXIMA::MAKE-MTIMES MAXIMA::BIGLSH MAXIMA::INTCV │ │ │ │ - MAXIMA::TR-LISP-FUNCTION-CALL MAXIMA::KINDP │ │ │ │ - MAXIMA::BROKEN-FREEOF MAXIMA::APPEARS1 MAXIMA::C-MODE │ │ │ │ - MAXIMA::POISINT-IMPL MAXIMA::MCONS-OP-ARGS MAXIMA::MDO-UNLESS │ │ │ │ - MAXIMA::MFORMAT-LOOP MAXIMA::CALCULATE-SERIES MAXIMA::E> │ │ │ │ - MAXIMA::SUBRESGCD MAXIMA::RADSUBST MAXIMA::RATDIFF-IMPL │ │ │ │ - MAXIMA::MKIND MAXIMA::M2-T^2 MAXIMA::PCPLUS │ │ │ │ - MAXIMA::MAX-NUMERIC-RATIO-P MAXIMA::CFEXPT │ │ │ │ - MAXIMA::MAXIMA-DECLARED-ARRAY-MEQP MAXIMA::FIND-CF │ │ │ │ - MAXIMA::RCTWO MAXIMA::MAKE-MRAT MAXIMA::LIMIT-CATCH │ │ │ │ - MAXIMA::M2-ONEEXPINTEGRAL_CHI MAXIMA::EZGCD2 MAXIMA::TAYLOR* │ │ │ │ - MAXIMA::POLY_DISCRIMINANT-IMPL MAXIMA::TAY-ERR │ │ │ │ - MAXIMA::HAND-SIDE MAXIMA::EXP_%EXPINTEGRAL_SI │ │ │ │ + MAXIMA::DEF-LPOS MAXIMA::ODDFN MAXIMA::PTIMES* MAXIMA::GETDIFF │ │ │ │ + MAXIMA::M2-BESSEL_K*HANKEL_1 MAXIMA::POISTIMES-IMPL │ │ │ │ + MAXIMA::LASSOCIATIVE MAXIMA::HSTF MAXIMA::MSUBLIS-SUBST │ │ │ │ + MAXIMA::TRANSLATE-FILE MAXIMA::UNLAB MAXIMA::CHECK-ARG │ │ │ │ + MAXIMA::GET-DATUM MAXIMA::EXTENDABLEP MAXIMA::M^T │ │ │ │ + MAXIMA::SUMCONTRACT2 MAXIMA::ZERO_FUN-IMPL MAXIMA::AVLINIT │ │ │ │ + MAXIMA::MNQP MAXIMA::EVAL-MON MAXIMA::%MAKE-POLYGON │ │ │ │ + MAXIMA::PRESERVE MAXIMA::M2-ONEI MAXIMA::DADDGR │ │ │ │ + MAXIMA::EXP-DATUM-LT MAXIMA::LLINK MAXIMA::GET-INVERSE │ │ │ │ + MAXIMA::MAKE-MRAT-BODY MAXIMA::SIMPINF-EXPT MAXIMA::PUSH+STO │ │ │ │ + MAXIMA::FAPPLY MAXIMA::FACTOROUT1 MAXIMA::PMON1 │ │ │ │ + MAXIMA::DEFQUOTE MAXIMA::M2-WHITTAKER_M MAXIMA::EBAKSUBST1 │ │ │ │ + MAXIMA::DISPLACE BIGFLOAT::EXPT-EXTRA-BITS MAXIMA::INTERSECT │ │ │ │ + MAXIMA::INTCV3 MAXIMA::SAFE-GET MAXIMA::INTEGER-STIRLING1 │ │ │ │ + MAXIMA::MAKE-MLIST-L MAXIMA::PDEGREE │ │ │ │ + MAXIMA::M2-ONE-GEN-LAGUERRE MAXIMA::ADDROWS │ │ │ │ + MAXIMA::DECLAREKIND MAXIMA::DIMENSION-STRING MAXIMA::DIM-MDO │ │ │ │ + MAXIMA::GF-MATMULT2 MAXIMA::M2-HANKEL_2*BESSEL_J │ │ │ │ + MAXIMA::TMSTORE MAXIMA::FINDROOTS MAXIMA::FPSIN │ │ │ │ + MAXIMA::MEMBERCAR MAXIMA::ONEDIFF MAXIMA::M2-ONEPJAC │ │ │ │ + MAXIMA::M2-LEGENDRE_P MAXIMA::FREEOFL MAXIMA::CNV │ │ │ │ + MAXIMA::PDERIVATIVE MAXIMA::MAXIMA-REDUCE MAXIMA::TRACE-P │ │ │ │ + MAXIMA::LINSOLVE-IMPL MAXIMA::LT MAXIMA::MRECORD-ASSIGN │ │ │ │ + MAXIMA::C-$ZERO MAXIMA::DEPENDSL MAXIMA::APPLY1HACK │ │ │ │ + MAXIMA::SET-MEQP MAXIMA::LABEQ MAXIMA::PINTERPOLATE4 │ │ │ │ + MAXIMA::WITH-SAFE-RECURSION MAXIMA::OLDGCD │ │ │ │ + MAXIMA::*MREAD-PROMPT* MAXIMA::EVFUNMAKE MAXIMA::REMOVERULE │ │ │ │ + MAXIMA::NO-ERR-SUB INTL::GETTEXT MAXIMA::PUSH-LOOP-CONTEXT │ │ │ │ + MAXIMA::MDO-STEP MAXIMA::MAKE-MTIMES │ │ │ │ + MAXIMA::TR-LISP-FUNCTION-CALL MAXIMA::BIGLSH MAXIMA::INTCV │ │ │ │ + MAXIMA::MACSYMA-ERRSET MAXIMA::KINDP MAXIMA::BROKEN-FREEOF │ │ │ │ + MAXIMA::APPEARS1 MAXIMA::C-MODE MAXIMA::POISINT-IMPL │ │ │ │ + MAXIMA::MCONS-OP-ARGS MAXIMA::CALCULATE-SERIES │ │ │ │ + MAXIMA::MFORMAT-LOOP MAXIMA::MDO-UNLESS MAXIMA::SUBRESGCD │ │ │ │ + MAXIMA::RATDIFF-IMPL MAXIMA::E> MAXIMA::RADSUBST MAXIMA::MKIND │ │ │ │ + MAXIMA::PCPLUS MAXIMA::M2-T^2 MAXIMA::MAX-NUMERIC-RATIO-P │ │ │ │ + MAXIMA::CFEXPT MAXIMA::MAXIMA-DECLARED-ARRAY-MEQP │ │ │ │ + MAXIMA::FIND-CF MAXIMA::LIMIT-CATCH MAXIMA::RCTWO │ │ │ │ + MAXIMA::MAKE-MRAT MAXIMA::M2-ONEEXPINTEGRAL_CHI MAXIMA::EZGCD2 │ │ │ │ + MAXIMA::TAYLOR* MAXIMA::POLY_DISCRIMINANT-IMPL │ │ │ │ + MAXIMA::HAND-SIDE MAXIMA::TAY-ERR MAXIMA::EXP_%EXPINTEGRAL_SI │ │ │ │ MAXIMA::FREE-EPSILONP MAXIMA::MOR_TR MAXIMA::PINTERPOLATE1 │ │ │ │ MAXIMA::TESTDIVIDE MAXIMA::TR-WARNBREAK │ │ │ │ MAXIMA::EXCISE-EXTRA-VARIABLES MAXIMA::PGCDU │ │ │ │ MAXIMA::BOTHPRODCOEF MAXIMA::GET-INTEGRAND MAXIMA::SRRAT3 │ │ │ │ MAXIMA::RCINV MAXIMA::PSTIMES*1 MAXIMA::ZN-GCDEX1 │ │ │ │ MAXIMA::FACTPLUS2 MAXIMA::$-READ-AUX MAXIMA::GETEXP-LC │ │ │ │ MAXIMA::PUSH-TEXT-TEMP MAXIMA::TR-IS/MAYBE MAXIMA::ATRIG-TRANS │ │ │ │ - MAXIMA::ASK-GREATEQ MAXIMA::M1+ MAXIMA::PTTERM MAXIMA::EMAX │ │ │ │ + MAXIMA::M1+ MAXIMA::ASK-GREATEQ MAXIMA::EMAX MAXIMA::PTTERM │ │ │ │ MAXIMA::MATRIX-MATRIX-PRODUCTP MAXIMA::EPS-COEF-SIGN │ │ │ │ - MAXIMA::M2-ONEEXPINTEGRAL_E MAXIMA::RCMINUS │ │ │ │ - MAXIMA::TR-DECLARE-VARMODE MAXIMA::INRT-IMPL │ │ │ │ - MAXIMA::ATRANSPOSE MAXIMA::ALPHALESSP MAXIMA::PARSE │ │ │ │ + MAXIMA::RCMINUS MAXIMA::TR-DECLARE-VARMODE │ │ │ │ + MAXIMA::M2-ONEEXPINTEGRAL_E MAXIMA::ATRANSPOSE │ │ │ │ + MAXIMA::ALPHALESSP MAXIMA::INRT-IMPL MAXIMA::PARSE │ │ │ │ MAXIMA::EXP-PT MAXIMA::DBA MAXIMA::MAKE-LI MAXIMA::SP3FORM │ │ │ │ MAXIMA::MGQP-GENERAL MT19937::%RANDOM-SINGLE-FLOAT │ │ │ │ - SYSTEM::CPLUS MAXIMA::NISTREELISTER MAXIMA::SAFE-MGET │ │ │ │ + MAXIMA::SAFE-MGET MAXIMA::NISTREELISTER SYSTEM::CPLUS │ │ │ │ MAXIMA::DECLSETUP MAXIMA::SP1TPLUS MAXIMA::PINTERPOLATE3 │ │ │ │ MAXIMA::LISP-VECTOR-ALIKE1 MAXIMA::ASSCONTEXT MAXIMA::INFSIMP2 │ │ │ │ MAXIMA::ALGTRACE MAXIMA::UNDEF MAXIMA::QUOTE-CHARS │ │ │ │ MAXIMA::SAFE-MGETL MAXIMA::CPBER3 MAXIMA::PGCD MAXIMA::LSTF │ │ │ │ MAXIMA::MFORMAT-OPEN MAXIMA::M2-TWO-HANKEL_2 MAXIMA::+LABZ │ │ │ │ MAXIMA::RAT-NUMER MAXIMA::NONSQFRCASE MAXIMA::MSETQ │ │ │ │ MAXIMA::DIM-MPLUS BIGFLOAT-IMPL::DECF MAXIMA::TRACE-LEVEL │ │ │ │ MAXIMA::NISSWCAR MAXIMA::GETDISREP MAXIMA::MID- │ │ │ │ MAXIMA::M2-ONEE MAXIMA::MDO-FOR MAXIMA::EF_NTH_ROOT-IMPL │ │ │ │ MAXIMA::PCDIFCONC MAXIMA::OLDCONTENT1 MAXIMA::POINTERP │ │ │ │ MAXIMA::TERMS MAXIMA::PARTFRAC MAXIMA::SMONO MAXIMA::LIMITINF │ │ │ │ MAXIMA::GF_EXP-IMPL MAXIMA::DOMAIN-ERROR MAXIMA::ZGCD │ │ │ │ MAXIMA::SUM-LOWER MAXIMA::SPEXP MAXIMA::VALGET │ │ │ │ MAXIMA::HAS-DISTINCT-NONZERO-ROOTS-P MAXIMA::M2-ONEIONEK │ │ │ │ - MAXIMA::FASTTIMES-IMPL MAXIMA::FREE-INFP MAXIMA::SUMCOMBINE1 │ │ │ │ - MAXIMA::E* COMPILER::DEFINLINE MAXIMA::PARSE-NARY │ │ │ │ + MAXIMA::FASTTIMES-IMPL MAXIMA::FREE-INFP MAXIMA::E* │ │ │ │ + MAXIMA::SUMCOMBINE1 COMPILER::DEFINLINE MAXIMA::PARSE-NARY │ │ │ │ MAXIMA::NEW-FILE-SEARCH MAXIMA::P*LOGNXP │ │ │ │ MAXIMA::COMMUTATIVE-PRODUCTP MAXIMA::BF-CMOD-SL │ │ │ │ MAXIMA::EQUAL-DIV-TWO MAXIMA::TIMESROW MAXIMA::MLIST-ASSIGN │ │ │ │ - MAXIMA::SWITCHES MAXIMA::DEF-RBP MAXIMA::M2-TWOK │ │ │ │ - MAXIMA::EXPFACTORP MAXIMA::EXPTA MAXIMA::COPY1CONS │ │ │ │ - MAXIMA::HAS-CONST-OR-INT-TERM MAXIMA::PGCDCOFACTS │ │ │ │ + MAXIMA::SWITCHES MAXIMA::DEF-RBP MAXIMA::EXPFACTORP │ │ │ │ + MAXIMA::EXPTA MAXIMA::M2-TWOK MAXIMA::PGCDCOFACTS │ │ │ │ + MAXIMA::HAS-CONST-OR-INT-TERM MAXIMA::COPY1CONS │ │ │ │ INTL::OCTETS-TO-STRING MAXIMA::EONE MAXIMA::MY-PRINT │ │ │ │ CL-SLOOP::SLOOP MAXIMA::MEQUAL-RHS MAXIMA::UNKIND MAXIMA::MLSP │ │ │ │ MAXIMA::DLQ MAXIMA::RLINK MAXIMA::DSKSTORE MAXIMA::TIMESKL │ │ │ │ MAXIMA::COMPILEEACH MAXIMA::FACTQSNT MAXIMA::DIM-MLABOX │ │ │ │ MAXIMA::ORDERMAGNITUDEP-IMPL MAXIMA::UNIPOLY MAXIMA::TIMESK │ │ │ │ - MAXIMA::SCHATCHEN MAXIMA::KTERMS MAXIMA::TSEXPT1 │ │ │ │ - MAXIMA::$SSTATUS MAXIMA::NMT MAXIMA::DEPENDSALL │ │ │ │ + MAXIMA::KTERMS MAXIMA::SCHATCHEN MAXIMA::TSEXPT1 MAXIMA::NMT │ │ │ │ + MAXIMA::$SSTATUS MAXIMA::DEPENDSALL │ │ │ │ MAXIMA::SPECIAL-CONVERGENT-FORMP MAXIMA::SUBEXP │ │ │ │ MAXIMA::FLOAT-INTEGRAND-OR-LOSE MAXIMA::LIKE MAXIMA::TRUNC-LVL │ │ │ │ MAXIMA::PTDERIVATIVE-COEFFS MAXIMA::RESTORE-DEFINT-ASSUMPTIONS │ │ │ │ MAXIMA::TESTDIVIDE* MAXIMA::JOIN-IMPL MAXIMA::OFFP │ │ │ │ MAXIMA::DEFINE-MODE MAXIMA::RATQUOTIENT MAXIMA::RISCHZERO │ │ │ │ MAXIMA::INTERVAL MAXIMA::ESHIFT MAXIMA::SUM-ARG │ │ │ │ MAXIMA::POISXCOEF MAXIMA::FPDIFFERENCE │ │ │ │ @@ -688,189 +692,187 @@ │ │ │ │ MAXIMA::MXCOMP MAXIMA::DGR MAXIMA::MEXPT-EXPT MAXIMA::DADDEQ │ │ │ │ MAXIMA::|/#ALIKE| MAXIMA::FILE_SEARCH1-IMPL │ │ │ │ MAXIMA::LFREEOF-IMPL MAXIMA::PFACTORLIN │ │ │ │ MAXIMA::GETL-LM-FCN-PROP MAXIMA::RGRP MAXIMA::DEF-OPERATORP │ │ │ │ MAXIMA::SIMPMAP MAXIMA::G-REP-FIRST-OPERAND │ │ │ │ MAXIMA::TMFACTORIAL MAXIMA::DECLFUN MAXIMA::ZEROMATRIX-IMPL │ │ │ │ MAXIMA::LINEAR* MAXIMA::ALGNORM MAXIMA::MNOT_TR │ │ │ │ - MAXIMA::HANKEL-1 MAXIMA::MREMPROP MAXIMA::M2-ONEKELLIPTIC │ │ │ │ - MAXIMA::FPCOFRAT1 MAXIMA::SUBLIS-IMPL MAXIMA::PDISREP* │ │ │ │ - MAXIMA::PT-LE MAXIMA::ZVAL MAXIMA::MRAT-TLIST │ │ │ │ - MAXIMA::PSTANHA+B MAXIMA::CONF6 MAXIMA::MRV │ │ │ │ + MAXIMA::HANKEL-1 MAXIMA::MREMPROP MAXIMA::FPCOFRAT1 │ │ │ │ + MAXIMA::SUBLIS-IMPL MAXIMA::M2-ONEKELLIPTIC MAXIMA::PDISREP* │ │ │ │ + MAXIMA::PT-LE MAXIMA::ZVAL MAXIMA::CONF6 MAXIMA::PSTANHA+B │ │ │ │ + MAXIMA::MRAT-TLIST MAXIMA::MRV │ │ │ │ MAXIMA::SET_TEX_ENVIRONMENT_DEFAULT-IMPL MAXIMA::PARSE-INFIX │ │ │ │ MAXIMA::TCL-OUTPUT-LIST MAXIMA::MAKE-SOLUTION │ │ │ │ MAXIMA::RATSETUP2 MAXIMA::MAKE-RAT-BODY │ │ │ │ MAXIMA::MAXIMA-UNDECLARED-ARRAY-ALIKE1 MAXIMA::DIM-%PRODUCT │ │ │ │ MAXIMA::OUTPUT MAXIMA::STATUS MAXIMA::MRV-MOVEDOWN │ │ │ │ - MAXIMA::TRIG-SUBST MAXIMA::INSERT-IT MAXIMA::ASSOO │ │ │ │ - MAXIMA::BESSEL-J MAXIMA::P-DELETE-ZEROS MAXIMA::M2-HANKEL_1^2 │ │ │ │ - MAXIMA::M+T MAXIMA::DEF-OP MAXIMA::LT-POLY MAXIMA::STO │ │ │ │ - MAXIMA::CONF4 MAXIMA::NARY2 MAXIMA::MAKE-MPLUS-L │ │ │ │ + MAXIMA::INSERT-IT MAXIMA::TRIG-SUBST MAXIMA::ASSOO │ │ │ │ + MAXIMA::BESSEL-J MAXIMA::P-DELETE-ZEROS MAXIMA::M+T │ │ │ │ + MAXIMA::STO MAXIMA::M2-HANKEL_1^2 MAXIMA::DEF-OP MAXIMA::CONF4 │ │ │ │ + MAXIMA::LT-POLY MAXIMA::NARY2 MAXIMA::MAKE-MPLUS-L │ │ │ │ MAXIMA::VAR-PAT MAXIMA::BEHAVIOR-EXPT │ │ │ │ BIGFLOAT::WITH-EXTRA-PRECISION MAXIMA::RATP │ │ │ │ - MT19937::%RANDOM-DOUBLE-FLOAT MAXIMA::M2-ONEM │ │ │ │ - MAXIMA::NONSYMCHK MAXIMA::SUBST2S MAXIMA::MRAT-DENOM │ │ │ │ + MT19937::%RANDOM-DOUBLE-FLOAT MAXIMA::NONSYMCHK │ │ │ │ + MAXIMA::M2-ONEM MAXIMA::SUBST2S MAXIMA::MRAT-DENOM │ │ │ │ MAXIMA::M2-E^T MAXIMA::MODEDECLARE MAXIMA::FDEL │ │ │ │ - MAXIMA::GF-P2X-RED MAXIMA::PTCPLUS MAXIMA::DEGODR MAXIMA::NUM │ │ │ │ + MAXIMA::PTCPLUS MAXIMA::GF-P2X-RED MAXIMA::DEGODR MAXIMA::NUM │ │ │ │ MAXIMA::ZL-REMPROP MAXIMA::PSDISREP^ MAXIMA::DEF-LED-EQUIV │ │ │ │ MAXIMA::E// MAXIMA::=0 MAXIMA::CMOD-SL MAXIMA::MAXIMA-ERROR │ │ │ │ MAXIMA::TYI-PARSE-INT MAXIMA::*BIND* MAXIMA::G-REP-OPERATOR │ │ │ │ - MAXIMA::DIM-%AT MAXIMA::BAKSUBST1 MAXIMA::REST-ARG-LAMBDA │ │ │ │ - MAXIMA::QUEUE+P MAXIMA::SIGNNP MAXIMA::DIM-MNCEXPT │ │ │ │ + MAXIMA::DIM-%AT MAXIMA::BAKSUBST1 MAXIMA::QUEUE+P │ │ │ │ + MAXIMA::REST-ARG-LAMBDA MAXIMA::SIGNNP MAXIMA::DIM-MNCEXPT │ │ │ │ MAXIMA::M2-ONEKONEY MAXIMA::DADDGQ MAXIMA::MEXPT-BASE │ │ │ │ MAXIMA::REQUIRE-SET MAXIMA::WITH-MAXIMA-IO-SYNTAX │ │ │ │ MAXIMA::RATGREATERP MAXIMA::BESSEL-I-INTEGRAL-2 MAXIMA::ALIKE │ │ │ │ MAXIMA::ARRAYSIZE MAXIMA::ITH MAXIMA::BF-ERREV-SL │ │ │ │ MAXIMA::CFPLUS MAXIMA::DOT-SP-RI MAXIMA::MSUBLIS MAXIMA::M1 │ │ │ │ MAXIMA::RCPLUS MAXIMA::LESSTHAN MAXIMA::REM-TRACE-INFO │ │ │ │ MAXIMA::GF_IRREDUCIBLE-IMPL MAXIMA::TR-MAREF │ │ │ │ MAXIMA::DIMENSION-POSTFIX MAXIMA::MDO-NEXT │ │ │ │ MAXIMA::GF_COMPOSE-IMPL MAXIMA::DELETE-WITH-SIDE-EFFECTS-IF │ │ │ │ MAXIMA::LEARN-ABS INTL::NGETTEXT MAXIMA::INFP │ │ │ │ - MAXIMA::MAKE-LINEQ MAXIMA::PTPTDIFFER MAXIMA::M2-ONE-LAGUERRE │ │ │ │ - MAXIMA::PDECPOW MAXIMA::IORM MAXIMA::M2-ONEKBATEMAN │ │ │ │ + MAXIMA::MAKE-LINEQ MAXIMA::PTPTDIFFER MAXIMA::PDECPOW │ │ │ │ + MAXIMA::M2-ONE-LAGUERRE MAXIMA::IORM MAXIMA::M2-ONEKBATEMAN │ │ │ │ MAXIMA::M2-F+C MAXIMA::POLYDECOMP MAXIMA::OUTPUT-LINEAR │ │ │ │ MAXIMA::FPEXPT MAXIMA::HDOT MAXIMA::MAKE-MEQUAL-SIMP │ │ │ │ MAXIMA::LINEQ-LINEAR MAXIMA::SET-EITHER MAXIMA::MGRP │ │ │ │ MAXIMA::M2-ONEFRESNEL_C MAXIMA::SHEUR MAXIMA::REMARRELEM │ │ │ │ MAXIMA::POISPLUS-IMPL MAXIMA::SP1SINCOS MAXIMA::META-FSET │ │ │ │ MAXIMA::DEFMODE MAXIMA::ADDK MAXIMA::MEMALIKE MAXIMA::ORDERVAR │ │ │ │ MAXIMA::PRADD2LNC MAXIMA::COSINT* MAXIMA::INVOLVE │ │ │ │ MAXIMA::ENDCONS-IMPL MAXIMA::SUBEXPRESSION-MATCHES-P │ │ │ │ - MAXIMA::ZERORES MAXIMA::F2-TIMES │ │ │ │ - MAXIMA::SIMPLIM%INVERSE_JACOBI_NS MAXIMA::IND1 MAXIMA::CONF5 │ │ │ │ - MAXIMA::*F-IRR MAXIMA::VANILLA-LAMBDA MAXIMA::WITH-NEW-CONTEXT │ │ │ │ + MAXIMA::SIMPLIM%INVERSE_JACOBI_NS MAXIMA::ZERORES │ │ │ │ + MAXIMA::F2-TIMES MAXIMA::IND1 MAXIMA::CONF5 MAXIMA::*F-IRR │ │ │ │ + MAXIMA::VANILLA-LAMBDA MAXIMA::WITH-NEW-CONTEXT │ │ │ │ MAXIMA::RASSOCIATIVE MAXIMA::MDO-FROM MAXIMA::ALGII │ │ │ │ MAXIMA::EF_REDUCE-IMPL MAXIMA::TSTIMES-GET-PW │ │ │ │ MAXIMA::MTELL-OPEN MAXIMA::NOTINVOLVE MAXIMA::NOT-ZERO-FREE │ │ │ │ - MAXIMA::SCHATCHEN-COND MAXIMA::CHINESE MAXIMA::LSFT │ │ │ │ + MAXIMA::SCHATCHEN-COND MAXIMA::LSFT MAXIMA::CHINESE │ │ │ │ MAXIMA::MFUNCTION-CALL-WARN MAXIMA::EXTOPCHK MAXIMA::RED │ │ │ │ MAXIMA::ROOT+ANYTHING MAXIMA::M*L MAXIMA::DEFMATCH1 │ │ │ │ MAXIMA::CHANGE-LC MAXIMA::REDRESULT │ │ │ │ MAXIMA::P-DESCENDING-POWERS MAXIMA::SIMPLIM%INVERSE_JACOBI_DS │ │ │ │ MAXIMA::DEF-MFORMAT-VAR-C MAXIMA::NEGATE-IF MAXIMA::GGR1 │ │ │ │ MAXIMA::Z-FUNCTION MAXIMA::MAKE-G-REP-SIMP │ │ │ │ MAXIMA::NEXT-PRIME-PROB MAXIMA::M2-ASIN MAXIMA::SET-UNION │ │ │ │ MAXIMA::PGCD1 MAXIMA::M2-ONE-HERMITE MAXIMA::PSP MAXIMA::DGQ │ │ │ │ MAXIMA::RESPROG MAXIMA::M2-T^-1 MAXIMA::BEZOUT MAXIMA::CNTXT │ │ │ │ MAXIMA::EVERYSUBST2 MAXIMA::MMACRO-APPLY MAXIMA::MGRP-GENERAL │ │ │ │ - MAXIMA::PLS MAXIMA::PTIMES MAXIMA::INTDIFF │ │ │ │ - MAXIMA::ZN-TABLE-ERRCHK MAXIMA::RCDIFF MAXIMA::MAKE-MTIMES-L │ │ │ │ + MAXIMA::PLS MAXIMA::PTIMES MAXIMA::ZN-TABLE-ERRCHK │ │ │ │ + MAXIMA::INTDIFF MAXIMA::RCDIFF MAXIMA::MAKE-MTIMES-L │ │ │ │ MAXIMA::DIAGMATRIX-IMPL MAXIMA::HALF MAXIMA::MERGE-SOL-LIN │ │ │ │ MAXIMA::GATHER MAXIMA::FLGREAT MAXIMA::GAMMA-UPPER-TRANS │ │ │ │ MAXIMA::END MAXIMA::EACHP MAXIMA::DEQ MAXIMA::WHITE-SPACE-P │ │ │ │ MAXIMA::MDO-OP MAXIMA::ERRCATCH MAXIMA::SAFE-GETL │ │ │ │ MAXIMA::PQUOTIENTCHK MAXIMA::M*LT MAXIMA::FIXMULT │ │ │ │ MAXIMA::CHANGE-COEF MAXIMA::SUMPLS MAXIMA::DETPIVOT │ │ │ │ - MAXIMA::PSZERO MAXIMA::LINSORT MAXIMA::BDISCR │ │ │ │ - MAXIMA::GAMMA-LOWER-TRANS MAXIMA::ADDPARAM MAXIMA::PS-LE* │ │ │ │ - MAXIMA::TR MAXIMA::RATCOEF1 MAXIMA::HEURTRIAL1 MAXIMA::-LABZ │ │ │ │ + MAXIMA::PSZERO MAXIMA::LINSORT MAXIMA::BDISCR MAXIMA::ADDPARAM │ │ │ │ + MAXIMA::GAMMA-LOWER-TRANS MAXIMA::PS-LE* MAXIMA::TR │ │ │ │ + MAXIMA::RATCOEF1 MAXIMA::HEURTRIAL1 MAXIMA::-LABZ │ │ │ │ MAXIMA::SIMPLE-EQUAL-P MAXIMA::MATANP MAXIMA::ADJOIN-IMPL │ │ │ │ - MAXIMA::SUBSETL MAXIMA::M2-HYPERGEOMETRIC MAXIMA::R* │ │ │ │ - MAXIMA::PQUOTIENTCHK-SAFE MAXIMA::LEN MAXIMA::MGQP │ │ │ │ + MAXIMA::SUBSETL MAXIMA::M2-HYPERGEOMETRIC │ │ │ │ + MAXIMA::PQUOTIENTCHK-SAFE MAXIMA::R* MAXIMA::LEN MAXIMA::MGQP │ │ │ │ MAXIMA::STRIP-ZEROES MAXIMA::ARG MAXIMA::DATA-GVAR-O │ │ │ │ MAXIMA::@-FUNCTION-IMPL MAXIMA::DSFUNC1 │ │ │ │ MAXIMA::SOLVE-BY-DECOMPOSITION MAXIMA::M2-ONEYONEJ MAXIMA::HAS │ │ │ │ MAXIMA::SP1TLIN MAXIMA::PSTERM MAXIMA::SETLLINK │ │ │ │ CL-INFO::FLATTEN-MATCHES MAXIMA::=1 MAXIMA::WHITTINDTEST │ │ │ │ MAXIMA::M2-ONEF MAXIMA::DEPENDS MAXIMA::ALIST-BIND │ │ │ │ - MAXIMA::NUD-PROPL MAXIMA::REDUCE-VAR-SET&OP │ │ │ │ - MAXIMA::BESSEL-J-INTEGRAL-2 MAXIMA::R- MAXIMA::GF-REM │ │ │ │ + MAXIMA::REDUCE-VAR-SET&OP MAXIMA::NUD-PROPL MAXIMA::R- │ │ │ │ + MAXIMA::BESSEL-J-INTEGRAL-2 MAXIMA::GF-REM │ │ │ │ CL-INFO::FIND-REGEX-MATCHES MAXIMA::GVAR MAXIMA::NEXTLEVEL │ │ │ │ MAXIMA::WITH-COMPSPLT-EQ MAXIMA::ORDER= MAXIMA::SININTP │ │ │ │ MAXIMA::PSQFRP MAXIMA::DO-MERGE-ASYM MAXIMA::ROW-IMPL │ │ │ │ MAXIMA::MRAT-BODY MAXIMA::C-$PZ MAXIMA::ELLIPTQUAD │ │ │ │ - MAXIMA::QUEUE-P MAXIMA::DIM-MBOX MAXIMA::EXP-DATUM-LE │ │ │ │ - MAXIMA::EXPAND MAXIMA::SUBSET-IMPL CL-INFO::SOME-EXACT │ │ │ │ - MAXIMA::LINEAR-TERM-P MAXIMA::MCATCH MAXIMA::PPPROG │ │ │ │ + MAXIMA::QUEUE-P MAXIMA::DIM-MBOX MAXIMA::SUBSET-IMPL │ │ │ │ + MAXIMA::EXPAND MAXIMA::EXP-DATUM-LE MAXIMA::LINEAR-TERM-P │ │ │ │ + CL-INFO::SOME-EXACT MAXIMA::MCATCH MAXIMA::PPPROG │ │ │ │ MAXIMA::TRACE-OLDFUN MAXIMA::EF_GCD-IMPL │ │ │ │ MAXIMA::ELIMINATE-IMPL MAXIMA::DEF-NUD-FUN MAXIMA::RDIFFERENCE │ │ │ │ MAXIMA::CONCAT_POLYGONS-IMPL MAXIMA::DESTRUCTURING-LET* │ │ │ │ - MAXIMA::RISCH-CONSTP MAXIMA::*UNION-MODE │ │ │ │ - CL-INFO::INEXACT-TOPIC-MATCH-1 MAXIMA::TRDISP1 │ │ │ │ - MAXIMA::DEFUN-PROP MAXIMA::EGCD MAXIMA::RTIMES │ │ │ │ - MAXIMA::EQUAL-TIMES-MINUS-ONE MAXIMA::M2-ARBPOW2 │ │ │ │ + MAXIMA::RISCH-CONSTP MAXIMA::*UNION-MODE MAXIMA::DEFUN-PROP │ │ │ │ + MAXIMA::TRDISP1 CL-INFO::INEXACT-TOPIC-MATCH-1 MAXIMA::RTIMES │ │ │ │ + MAXIMA::EGCD MAXIMA::EQUAL-TIMES-MINUS-ONE MAXIMA::M2-ARBPOW2 │ │ │ │ MAXIMA::SPLITFIELD-IMPL MAXIMA::M2-PARABOLIC_CYLINDER_D │ │ │ │ MAXIMA::EXPONENT-OF MAXIMA::BESSEL-I MAXIMA::INF │ │ │ │ - MAXIMA::PDISREP*EXPAND MAXIMA::NSUBSTRING MAXIMA::M-TLAMBDA& │ │ │ │ - MAXIMA::PSCSUBST1 MAXIMA::ADDF MAXIMA::EF_COMPOSE-IMPL │ │ │ │ - MAXIMA::MATRIX MAXIMA::GETL MAXIMA::DEF-LED MAXIMA::SQDTC │ │ │ │ - MAXIMA::SDIFFMAP MAXIMA::FPLESSP MAXIMA::XEXPONGET │ │ │ │ + MAXIMA::NSUBSTRING MAXIMA::PDISREP*EXPAND MAXIMA::ADDF │ │ │ │ + MAXIMA::PSCSUBST1 MAXIMA::M-TLAMBDA& MAXIMA::EF_COMPOSE-IMPL │ │ │ │ + MAXIMA::MATRIX MAXIMA::GETL MAXIMA::SQDTC MAXIMA::DEF-LED │ │ │ │ + MAXIMA::FPLESSP MAXIMA::SDIFFMAP MAXIMA::XEXPONGET │ │ │ │ MAXIMA::FREEL MAXIMA::AUGCOEFMATRIX-IMPL │ │ │ │ MAXIMA::MAXIMA-DECLARED-ARRAY-ALIKE1 BIGFLOAT-IMPL::INCF │ │ │ │ - MAXIMA::TEX-D MAXIMA::ADDARGLIST MAXIMA::DIMENSION-ARRAY │ │ │ │ - MAXIMA::MCONS-EXP-ARGS MAXIMA::BIND-TRANSL-STATE │ │ │ │ - MAXIMA::M2-BESSEL_I*HANKEL_1 MAXIMA::PUTOPR MAXIMA::MAREF │ │ │ │ - MAXIMA::RE-SOLVE-FULL MAXIMA::WITH-ERRCATCH-TAG-$ERRORS │ │ │ │ - MAXIMA::ENEG? MAXIMA::GET-PS-FORM MAXIMA::TUCHUS │ │ │ │ - MAXIMA::ALGTRACE1 MAXIMA::MAKE-MPLUS MAXIMA::PCSUBSTZ │ │ │ │ - MAXIMA::CPBG0 MAXIMA::M* MAXIMA::M2-HANKEL_2 MAXIMA::DEFPROP │ │ │ │ - MAXIMA::MACSYMA-MODULE MAXIMA::RADFUNP MAXIMA::M2-HYP-ONEP │ │ │ │ - MAXIMA::CANCEL MAXIMA::TAY-EXPONENTIALIZE MAXIMA::TMKILL │ │ │ │ - MAXIMA::ZN_DETERMINANT-IMPL MAXIMA::KEY MAXIMA::M2-ATAN │ │ │ │ - MAXIMA::PARSE-POSTFIX MAXIMA::GETCHAR │ │ │ │ - MAXIMA::M2-BESSEL_I*HANKEL_2 MAXIMA::INVC MAXIMA::DIM-MLABEL │ │ │ │ - MAXIMA::MRAT-PS MAXIMA::FACTPOW MAXIMA::FLATTENL-OP │ │ │ │ - MAXIMA::DECLARRAY MAXIMA::ZFREE MAXIMA::PCOEFP │ │ │ │ - MAXIMA::ASSIGN-MODE-CHECK MAXIMA::PDISREP2 MAXIMA::ZGCD1 │ │ │ │ - MAXIMA::M2-HANKEL_1*HANKEL_2 MAXIMA::TRIG-CANNON │ │ │ │ + MAXIMA::TEX-D MAXIMA::BIND-TRANSL-STATE │ │ │ │ + MAXIMA::DIMENSION-ARRAY MAXIMA::MCONS-EXP-ARGS │ │ │ │ + MAXIMA::ADDARGLIST MAXIMA::M2-BESSEL_I*HANKEL_1 MAXIMA::PUTOPR │ │ │ │ + MAXIMA::MAREF MAXIMA::RE-SOLVE-FULL │ │ │ │ + MAXIMA::WITH-ERRCATCH-TAG-$ERRORS MAXIMA::ENEG? │ │ │ │ + MAXIMA::GET-PS-FORM MAXIMA::TUCHUS MAXIMA::ALGTRACE1 │ │ │ │ + MAXIMA::MAKE-MPLUS MAXIMA::PCSUBSTZ MAXIMA::CPBG0 MAXIMA::M* │ │ │ │ + MAXIMA::M2-HANKEL_2 MAXIMA::DEFPROP MAXIMA::MACSYMA-MODULE │ │ │ │ + MAXIMA::RADFUNP MAXIMA::M2-HYP-ONEP MAXIMA::TAY-EXPONENTIALIZE │ │ │ │ + MAXIMA::CANCEL MAXIMA::TMKILL MAXIMA::ZN_DETERMINANT-IMPL │ │ │ │ + MAXIMA::KEY MAXIMA::M2-ATAN MAXIMA::PARSE-POSTFIX │ │ │ │ + MAXIMA::GETCHAR MAXIMA::M2-BESSEL_I*HANKEL_2 MAXIMA::INVC │ │ │ │ + MAXIMA::DIM-MLABEL MAXIMA::MRAT-PS MAXIMA::FACTPOW │ │ │ │ + MAXIMA::FLATTENL-OP MAXIMA::DECLARRAY MAXIMA::ZFREE │ │ │ │ + MAXIMA::PCOEFP MAXIMA::ASSIGN-MODE-CHECK MAXIMA::PDISREP2 │ │ │ │ + MAXIMA::ZGCD1 MAXIMA::M2-HANKEL_1*HANKEL_2 MAXIMA::TRIG-CANNON │ │ │ │ MAXIMA::DO-POLY-TERMS MAXIMA::MID MAXIMA::MAXIMA-RATIONALP │ │ │ │ MAXIMA::M2-SUM-WITH-EXP-CASE1 MAXIMA::ADD-TERM-&-POP │ │ │ │ MAXIMA::PSIMP MAXIMA::POINTERGP MAXIMA::FPQUOTIENT MAXIMA::M- │ │ │ │ - MAXIMA::M2-ELLIPTIC_KC MAXIMA::SIGN-MINMAX │ │ │ │ - MAXIMA::MAKE-MLIST-SIMP MAXIMA::EXPAND-DISTINCT-ROOTS │ │ │ │ - BIGFLOAT::SUM-POWER-SERIES MAXIMA::MINMAXFORMS │ │ │ │ - MAXIMA::FINDTHEM MAXIMA::GF_REDUCE-IMPL MAXIMA::MAKE-MEXPT │ │ │ │ - MAXIMA::CTIMESX MAXIMA::XTORTERM MAXIMA::MARK- │ │ │ │ - MAXIMA::P-HIPOW-VAR MAXIMA::MGETL MAXIMA::OPCONS │ │ │ │ - BIGFLOAT::WHILE MAXIMA::EF-DLOGB MAXIMA::ORDERGREATP-IMPL │ │ │ │ - MAXIMA::REMALIAS1 MAXIMA::LOOPP MAXIMA::PRINT-PT1 │ │ │ │ - MAXIMA::EXPGAM-FUN MAXIMA::RATSETUP MAXIMA::M2-ELLIPTIC_EC │ │ │ │ - MAXIMA::PRSMATCH MAXIMA::DMDERIVABBREV MAXIMA::HOT-COEF │ │ │ │ + MAXIMA::SIGN-MINMAX MAXIMA::MAKE-MLIST-SIMP │ │ │ │ + MAXIMA::M2-ELLIPTIC_KC MAXIMA::MINMAXFORMS MAXIMA::CTIMESX │ │ │ │ + MAXIMA::EXPAND-DISTINCT-ROOTS MAXIMA::P-HIPOW-VAR │ │ │ │ + MAXIMA::FINDTHEM MAXIMA::MAKE-MEXPT BIGFLOAT::SUM-POWER-SERIES │ │ │ │ + MAXIMA::GF_REDUCE-IMPL MAXIMA::XTORTERM MAXIMA::MARK- │ │ │ │ + MAXIMA::MGETL MAXIMA::OPCONS BIGFLOAT::WHILE │ │ │ │ + MAXIMA::ORDERGREATP-IMPL MAXIMA::EF-DLOGB MAXIMA::REMALIAS1 │ │ │ │ + MAXIMA::LOOPP MAXIMA::PRINT-PT1 MAXIMA::EXPGAM-FUN │ │ │ │ + MAXIMA::RATSETUP MAXIMA::PRSMATCH MAXIMA::M2-ELLIPTIC_EC │ │ │ │ + MAXIMA::DMDERIVABBREV MAXIMA::HOT-COEF │ │ │ │ MAXIMA::PLOT-OPTIONS-PARSER MAXIMA::RREMAINDER │ │ │ │ MAXIMA::GF_GCDEX-IMPL MAXIMA::LISTIFY1 MAXIMA::PDISREP2EXPAND │ │ │ │ - MAXIMA::NTHROOT-IMPL MAXIMA::OLDCONTENT2 │ │ │ │ - MAXIMA::RISPLIT-EXPT-FIXNUM-POW MAXIMA::INFSIMP1 │ │ │ │ - MAXIMA::ARRAYINFO-AUX MAXIMA::COSDIF MAXIMA::DEF-RPOS │ │ │ │ - MAXIMA::DIM-MMINUS MAXIMA::EQGVAR MAXIMA::NPQUO │ │ │ │ - MAXIMA::TRANSLATE-WITH-FLONUM-OP MAXIMA::SUBLISS │ │ │ │ - MAXIMA::MEMBER-IMPL MAXIMA::BFLOAT_APPROX_EQUAL-IMPL │ │ │ │ - MAXIMA::COEFF-CONTAINS-POWERS MAXIMA::MAKE-PS MAXIMA::A-MODE │ │ │ │ - MAXIMA::MDO-THRU INTL::STRING-TO-OCTETS │ │ │ │ - MAXIMA::APPROX-ALIKE-LIST MAXIMA::PQUOTIENT MAXIMA::DEF-NARY │ │ │ │ - MAXIMA::FINDSES MAXIMA::ORIG-TRUNC MAXIMA::GVAR-DATA │ │ │ │ - MAXIMA::DEF-MTRVAR MAXIMA::C MAXIMA::PQUO │ │ │ │ - MAXIMA::DEF-MFORMAT-OP MAXIMA::DYPHEYED MAXIMA::M2-ONEIONEJ │ │ │ │ - MAXIMA::GF_PRIMITIVE_POLY-IMPL MAXIMA::DEFMVAR │ │ │ │ - MAXIMA::HAS-NOT-ALIKE1-P MAXIMA::MRAT-NUMER MAXIMA::MGET │ │ │ │ - MAXIMA::PARSE-POINTS-X-Y MAXIMA::ALGTRACE* │ │ │ │ + MAXIMA::OLDCONTENT2 MAXIMA::NTHROOT-IMPL MAXIMA::ARRAYINFO-AUX │ │ │ │ + MAXIMA::INFSIMP1 MAXIMA::RISPLIT-EXPT-FIXNUM-POW │ │ │ │ + MAXIMA::COSDIF MAXIMA::DEF-RPOS MAXIMA::DIM-MMINUS │ │ │ │ + MAXIMA::EQGVAR MAXIMA::NPQUO MAXIMA::TRANSLATE-WITH-FLONUM-OP │ │ │ │ + MAXIMA::SUBLISS MAXIMA::MEMBER-IMPL │ │ │ │ + MAXIMA::BFLOAT_APPROX_EQUAL-IMPL MAXIMA::COEFF-CONTAINS-POWERS │ │ │ │ + MAXIMA::MAKE-PS MAXIMA::A-MODE MAXIMA::MDO-THRU │ │ │ │ + INTL::STRING-TO-OCTETS MAXIMA::APPROX-ALIKE-LIST │ │ │ │ + MAXIMA::PQUOTIENT MAXIMA::DEF-NARY MAXIMA::FINDSES │ │ │ │ + MAXIMA::ORIG-TRUNC MAXIMA::GVAR-DATA MAXIMA::DEF-MTRVAR │ │ │ │ + MAXIMA::C MAXIMA::PQUO MAXIMA::DEF-MFORMAT-OP MAXIMA::DYPHEYED │ │ │ │ + MAXIMA::GF_PRIMITIVE_POLY-IMPL MAXIMA::M2-ONEIONEJ │ │ │ │ + MAXIMA::DEFMVAR MAXIMA::HAS-NOT-ALIKE1-P MAXIMA::MRAT-NUMER │ │ │ │ + MAXIMA::MGET MAXIMA::PARSE-POINTS-X-Y MAXIMA::ALGTRACE* │ │ │ │ MAXIMA::M2-BESSEL_Y*HANKEL_1 MAXIMA::SET-SYMMETRIC-DIFFERENCE │ │ │ │ MAXIMA::MAPFR1 MAXIMA::FPTIMES* MAXIMA::NISBUILD │ │ │ │ - MAXIMA::DIM-MDOIN MAXIMA::CHEBY-PRIME MAXIMA::ZN-PE> │ │ │ │ + MAXIMA::CHEBY-PRIME MAXIMA::DIM-MDOIN MAXIMA::ZN-PE> │ │ │ │ MAXIMA::EDIFF MAXIMA::PUSH-TEXT-TEMP-C MAXIMA::AMONG │ │ │ │ MAXIMA::RATDIVIDE MAXIMA::GET-ONE-FACTOR-POLLARD │ │ │ │ MAXIMA::FREE-NOT-ZERO-P MAXIMA::JMAUG MAXIMA::PINTERPOLATE2 │ │ │ │ MAXIMA::PSINHA+B MAXIMA::PSTRUNC1 MAXIMA::ROOTSP │ │ │ │ - MAXIMA::FPROOT MAXIMA::STRONGER-DATUM? MAXIMA::M2-ONEL │ │ │ │ - MAXIMA::DATUM-VAR MAXIMA::SOLVE3 MAXIMA::PEXPTSQ │ │ │ │ + MAXIMA::FPROOT MAXIMA::STRONGER-DATUM? MAXIMA::SOLVE3 │ │ │ │ + MAXIMA::DATUM-VAR MAXIMA::M2-ONEL MAXIMA::PEXPTSQ │ │ │ │ MAXIMA::TIMESLOOP MAXIMA::RATPL MAXIMA::DMDERIVLONG │ │ │ │ - MAXIMA::PSLOG-GVAR MAXIMA::M2-ONEFRESNEL_S │ │ │ │ - MAXIMA::IGNORE-ERRORS-MFUNCALL MAXIMA::RATREDUCE │ │ │ │ - MAXIMA::PMODQUO MAXIMA::DIMENSION-DEFSTRUCT │ │ │ │ - MAXIMA::BATCH-EQUAL-CHECK MAXIMA::VALIDATE-GIVEN-TESTS │ │ │ │ - MAXIMA::FPSINCOS1 MAXIMA::GVAR->VAR MAXIMA::PICKAPART-IMPL │ │ │ │ - MAXIMA::FIXVL1 MAXIMA::MATCHSUM MAXIMA::GF-FACTOR │ │ │ │ - MAXIMA::M2-ONET MAXIMA::AT-NOT-DEPENDENT-FIND-VARS-1 │ │ │ │ - MAXIMA::MAP2C MAXIMA::GET-IMPL MAXIMA::LOCOEF MAXIMA::MBINDING │ │ │ │ - MAXIMA::DEFMSPEC MAXIMA::MAXMINL MAXIMA::NISTREETRIMMER │ │ │ │ - MAXIMA::ZL-GET MAXIMA::MCONS MAXIMA::FPATAN2 │ │ │ │ + MAXIMA::PSLOG-GVAR MAXIMA::M2-ONEFRESNEL_S MAXIMA::PMODQUO │ │ │ │ + MAXIMA::RATREDUCE MAXIMA::IGNORE-ERRORS-MFUNCALL │ │ │ │ + MAXIMA::DIMENSION-DEFSTRUCT MAXIMA::BATCH-EQUAL-CHECK │ │ │ │ + MAXIMA::VALIDATE-GIVEN-TESTS MAXIMA::FPSINCOS1 │ │ │ │ + MAXIMA::GVAR->VAR MAXIMA::PICKAPART-IMPL MAXIMA::FIXVL1 │ │ │ │ + MAXIMA::MATCHSUM MAXIMA::GF-FACTOR MAXIMA::M2-ONET │ │ │ │ + MAXIMA::AT-NOT-DEPENDENT-FIND-VARS-1 MAXIMA::MAP2C │ │ │ │ + MAXIMA::GET-IMPL MAXIMA::LOCOEF MAXIMA::MBINDING │ │ │ │ + MAXIMA::NISTREETRIMMER MAXIMA::DEFMSPEC MAXIMA::ZL-GET │ │ │ │ + MAXIMA::MAXMINL MAXIMA::MCONS MAXIMA::FPATAN2 │ │ │ │ MAXIMA::SPDERIVATIVE MAXIMA::DIMENSION-INFIX MAXIMA::DIM-%SUM │ │ │ │ MAXIMA::DEF-LED-FUN MAXIMA::EF_EXP-IMPL MAXIMA::DIM-MQUOTIENT │ │ │ │ - MAXIMA::MRAT-VARLIST MAXIMA::KCNTXT MAXIMA::STURM1 │ │ │ │ - MAXIMA::RZEROP MAXIMA::RAT MAXIMA::SETREC MAXIMA::GF-SQ │ │ │ │ + MAXIMA::MRAT-VARLIST MAXIMA::KCNTXT MAXIMA::RZEROP │ │ │ │ + MAXIMA::STURM1 MAXIMA::RAT MAXIMA::SETREC MAXIMA::GF-SQ │ │ │ │ MAXIMA::M2-DEFLTEP MAXIMA::M2-SUM-WITH-EXP-CASE5 │ │ │ │ MAXIMA::M2-ONEY MAXIMA::DECMODE-ARRAYFUN)) │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION (COMMON-LISP::T COMMON-LISP::*) │ │ │ │ COMMON-LISP::*) │ │ │ │ BIGFLOAT-IMPL::COMPLEX MAXIMA::WARN-FEXPR MAXIMA::ML-TYPEP │ │ │ │ @@ -907,129 +909,130 @@ │ │ │ │ '(MAXIMA::$EF_GCD MAXIMA::$DERIVDEGREE MAXIMA::$ALGSYS │ │ │ │ MAXIMA::$LENGTH MAXIMA::$ROTATION1 SLATEC::DBESJ0 │ │ │ │ MAXIMA::$EULERPOLY MAXIMA::$RATNUMP MAXIMA::$LISTOFVARS │ │ │ │ MAXIMA::$QUAD_QAWC MAXIMA::$EF_INFO MAXIMA::$HIPOW │ │ │ │ MAXIMA::$GET_TEX_ENVIRONMENT_DEFAULT MAXIMA::PRINT-INVERT-CASE │ │ │ │ MAXIMA::$FLOATNUMP SLATEC::DQK51 MAXIMA::$RATSIMP │ │ │ │ MAXIMA::$COEFF MAXIMA::$MINOR MAXIMA::$INTEGERP │ │ │ │ - MAXIMA::$TOTALDISREP MAXIMA::$COMBINE SLATEC::DQAWFE │ │ │ │ - SLATEC::ZUNI2 MAXIMA::$GF_IRREDUCIBLE │ │ │ │ + MAXIMA::$TOTALDISREP MAXIMA::$COMBINE SLATEC::ZUNI2 │ │ │ │ + SLATEC::DQAWFE MAXIMA::$GF_IRREDUCIBLE │ │ │ │ MAXIMA::$GENERALIZED_LAMBERT_W MAXIMA::$ABSOLUTE_REAL_TIME │ │ │ │ MAXIMA::INITIALIZE-REAL-AND-RUN-TIME MAXIMA::$VERBIFY │ │ │ │ MAXIMA::$ARRAY_DIMENSION_N SLATEC::DBESY1 MAXIMA::$POISEXPT │ │ │ │ MAXIMA::$ADDROW MAXIMA::$NOFIX MAXIMA::$ARRAYAPPLY │ │ │ │ MAXIMA::$NUMFACTOR MAXIMA::$GNUPLOT_SEND MAXIMA::$EF_MULT │ │ │ │ SLATEC::DASYIK MAXIMA::$BINOMIAL SLATEC::ZAIRY MAXIMA::FPPI │ │ │ │ - MAXIMA::$NUM_DISTINCT_PARTITIONS MAXIMA::$GF_L2N MAXIMA::$GET │ │ │ │ - MAXIMA::$REVEAL MAXIMA::$ED MAXIMA::$CFDISREP │ │ │ │ + MAXIMA::$ED MAXIMA::$NUM_DISTINCT_PARTITIONS MAXIMA::$GF_L2N │ │ │ │ + MAXIMA::$GET MAXIMA::$REVEAL MAXIMA::$CFDISREP │ │ │ │ MAXIMA::$MAKEGAMMA MAXIMA::SUBST41 MAXIMA::$CARTESIAN_PRODUCT │ │ │ │ SLATEC::DBESY SLATEC::DQK21 MAXIMA::$ELAPSED_RUN_TIME │ │ │ │ MAXIMA::$GRUNTZ SLATEC::DYAIRY MAXIMA::$FLOAT_APPROX_EQUAL │ │ │ │ MAXIMA::$BOX MAXIMA::$EF_MINIMAL_SET MAXIMA::$TREE_REDUCE │ │ │ │ MAXIMA::$EF_PRIMITIVE_POLY_P MAXIMA::SUPEREXPT │ │ │ │ MAXIMA::$GNUPLOT_RESTART MAXIMA::FPE-TABLE MAXIMA::$GF_TRACE │ │ │ │ MAXIMA::$READ MAXIMA::$TMINVERSE MAXIMA::$TELLRAT │ │ │ │ MAXIMA::$SYSTEM MAXIMA::$BFLOATP MAXIMA::$EF_REDUCE │ │ │ │ MAXIMA::$GF_PRIMITIVE_POLY_P MAXIMA::TRACE-FSHADOW │ │ │ │ MAXIMA::$XTHRU MAXIMA::$BATCH MAXIMA::$TODD_COXETER │ │ │ │ MAXIMA::$LPART MAXIMA::$ARGS MAXIMA::FACTPLUS1 MAXIMA::$TEXPUT │ │ │ │ MAXIMA::$EF_EVAL MAXIMA::$GF_POWER_TABLE MAXIMA::$POISMAP │ │ │ │ - MAXIMA::$GF_L2P MAXIMA::$GF_FACTOR SLATEC::DBIE │ │ │ │ - MAXIMA::$JACOBI MAXIMA::$EF_CARDINALITY MAXIMA::$LUCAS │ │ │ │ + MAXIMA::$GF_L2P MAXIMA::$GF_FACTOR SLATEC::DBIE MAXIMA::$LUCAS │ │ │ │ + MAXIMA::$EF_CARDINALITY MAXIMA::$JACOBI │ │ │ │ MAXIMA::CLEAR_FPE_TABLE MAXIMA::$TRACE_IT MAXIMA::$GET_RANGE │ │ │ │ MAXIMA::$SETIFY MAXIMA::$EF_IRREDUCIBLE_P MAXIMA::$GF_MATMULT │ │ │ │ MAXIMA::$GF_LOG SLATEC::DASYJY MAXIMA::$EF_N2P MAXIMA::FPLOG2 │ │ │ │ - MAXIMA::$SET_PARTITIONS MAXIMA::$ASKEQUAL MAXIMA::$RATDIFF │ │ │ │ + MAXIMA::$RATDIFF MAXIMA::$SET_PARTITIONS MAXIMA::$ASKEQUAL │ │ │ │ MAXIMA::$SETEQUALP MAXIMA::FPOLYSUM MAXIMA::$POWERSET │ │ │ │ MAXIMA::$POISDIFF MAXIMA::$GF_ORDER MAXIMA::$INVERT │ │ │ │ SLATEC::ZUNK1 MAXIMA::$PATHNAME_TYPE MAXIMA::$ATVALUE │ │ │ │ MAXIMA::$DIRECTORY MAXIMA::MAXIMA-SUBSTITUTE MAXIMA::$TRUNC │ │ │ │ - MAXIMA::$EF_ORDER MAXIMA::$RATIONALIZE MAXIMA::FBINO │ │ │ │ - MAXIMA::$GNUPLOT_REPLOT MAXIMA::MATCH-TZ-HH MAXIMA::$PLOT2D │ │ │ │ + MAXIMA::$RATIONALIZE MAXIMA::$EF_ORDER MAXIMA::FBINO │ │ │ │ + MAXIMA::MATCH-TZ-HH MAXIMA::$GNUPLOT_REPLOT MAXIMA::$PLOT2D │ │ │ │ SLATEC::DQC25C MAXIMA::$PATHNAME_DIRECTORY MAXIMA::$CARG │ │ │ │ MAXIMA::$GF_NTH_ROOT MAXIMA::CLEAR_FPGAMMA_TABLE │ │ │ │ SLATEC::D9B0MP MAXIMA::$GF_NEG MAXIMA::CHECKPOW MAXIMA::$ODDP │ │ │ │ MAXIMA::$ROW MAXIMA::$PICKAPART MAXIMA::ELAPSED_REAL_TIME-IMPL │ │ │ │ SLATEC::DE1 MAXIMA::$EF_L2N MAXIMA::$ZN_ORDER │ │ │ │ MAXIMA::$DISPFORM MAXIMA::$GF_MAKE_LOGS │ │ │ │ - MAXIMA::$SET_TEX_ENVIRONMENT MAXIMA::$THROW MAXIMA::$INFIX │ │ │ │ + MAXIMA::$SET_TEX_ENVIRONMENT MAXIMA::$INFIX MAXIMA::$THROW │ │ │ │ MAXIMA::$KILLCONTEXT MAXIMA::$ERFC SLATEC::DQK15W │ │ │ │ MAXIMA::$SUPCONTEXT MAXIMA::$ENCODE_TIME MAXIMA::$MULTTHRU │ │ │ │ MAXIMA::$DIAGMATRIX MAXIMA::$LIST_MATRIX_ENTRIES │ │ │ │ MAXIMA::$LISTARRAY SLATEC::DBESY0 MAXIMA::$GF_NORMAL_BASIS │ │ │ │ - MAXIMA::$LDISP MAXIMA::$MAKE_ELLIPTIC_E MAXIMA::$READONLY │ │ │ │ + MAXIMA::$MAKE_ELLIPTIC_E MAXIMA::$LDISP MAXIMA::$READONLY │ │ │ │ MAXIMA::$TOTIENT MAXIMA::$GF_DETERMINANT MAXIMA::$INPART │ │ │ │ MAXIMA::$ASKSIGN MAXIMA::$EF_PRIMITIVE_POLY │ │ │ │ MAXIMA::$EF_NTH_ROOT SLATEC::ZLOG MAXIMA::$PARSE_TIMEDATE │ │ │ │ - MAXIMA::$GF_PRIMITIVE_POLY MAXIMA::$RAT MAXIMA::$AIRY_DAI │ │ │ │ - MAXIMA::$INVERT_BY_GAUSSELIM MAXIMA::$FACTCOMB │ │ │ │ - MAXIMA::$SET_RANDOM_STATE MAXIMA::$BREAK MAXIMA::$FULLSETIFY │ │ │ │ - MAXIMA::ISUM MAXIMA::$TR_WARNINGS_GET MAXIMA::$FILE_SEARCH │ │ │ │ - MAXIMA::$FIRSTN MAXIMA::$COPYMATRIX MAXIMA::$ALGFAC │ │ │ │ - MAXIMA::$CONCAT MAXIMA::$LFREEOF MAXIMA::$EF_ADD │ │ │ │ - MAXIMA::$SOLVE MAXIMA::$DISTRIB MAXIMA::$EF_DEGREE │ │ │ │ - SLATEC::DBSK1E MAXIMA::$BATCHLOAD MAXIMA::$POLYMOD │ │ │ │ - MAXIMA::$EF_MINIMAL_POLY MAXIMA::$EF_IRREDUCIBLE MAXIMA::$PFET │ │ │ │ - MAXIMA::$FIB MAXIMA::$EMPTYP MAXIMA::$UNKNOWN │ │ │ │ - MAXIMA::$EF_COMPOSE MAXIMA::$DIFF MAXIMA::FPPI-TABLE │ │ │ │ - SLATEC::D9B1MP MAXIMA::$GF_CHARACTERISTIC MAXIMA::$SPECINT │ │ │ │ - SLATEC::DQK31 MAXIMA::$GF_UNSET MAXIMA::$ORDERMAGNITUDEP │ │ │ │ - MAXIMA::$SYMBOLP MAXIMA::$BF_FIND_ROOT MAXIMA::$EF_NORMAL │ │ │ │ - MAXIMA::$UNORDER SLATEC::DAI MAXIMA::$ATOM MAXIMA::$EXP-FORM │ │ │ │ - MAXIMA::$HANKEL_2 MAXIMA::$MATRIXP MAXIMA::$PARTITION_SET │ │ │ │ - MAXIMA::GETFACTORIAL MAXIMA::$EF_NORM MAXIMA::$FACOUT │ │ │ │ + MAXIMA::$GF_PRIMITIVE_POLY MAXIMA::$RAT │ │ │ │ + MAXIMA::$INVERT_BY_GAUSSELIM MAXIMA::$AIRY_DAI │ │ │ │ + MAXIMA::$FACTCOMB MAXIMA::$SET_RANDOM_STATE MAXIMA::$BREAK │ │ │ │ + MAXIMA::$FULLSETIFY MAXIMA::ISUM MAXIMA::$TR_WARNINGS_GET │ │ │ │ + MAXIMA::$FILE_SEARCH MAXIMA::$FIRSTN MAXIMA::$COPYMATRIX │ │ │ │ + MAXIMA::$ALGFAC MAXIMA::$CONCAT MAXIMA::$LFREEOF │ │ │ │ + MAXIMA::$EF_ADD MAXIMA::$SOLVE MAXIMA::$DISTRIB │ │ │ │ + MAXIMA::$EF_DEGREE SLATEC::DBSK1E MAXIMA::$BATCHLOAD │ │ │ │ + MAXIMA::$EF_IRREDUCIBLE MAXIMA::$EF_MINIMAL_POLY │ │ │ │ + MAXIMA::$POLYMOD MAXIMA::$PFET MAXIMA::$FIB MAXIMA::$EMPTYP │ │ │ │ + MAXIMA::$UNKNOWN MAXIMA::$EF_COMPOSE MAXIMA::$DIFF │ │ │ │ + MAXIMA::FPPI-TABLE SLATEC::D9B1MP MAXIMA::$GF_CHARACTERISTIC │ │ │ │ + MAXIMA::$SPECINT SLATEC::DQK31 MAXIMA::$GF_UNSET │ │ │ │ + MAXIMA::$ORDERMAGNITUDEP MAXIMA::$SYMBOLP │ │ │ │ + MAXIMA::$BF_FIND_ROOT MAXIMA::$EF_NORMAL MAXIMA::$UNORDER │ │ │ │ + SLATEC::DAI MAXIMA::$EXP-FORM MAXIMA::$ATOM MAXIMA::$HANKEL_2 │ │ │ │ + MAXIMA::$MATRIXP MAXIMA::$PARTITION_SET MAXIMA::GETFACTORIAL │ │ │ │ + MAXIMA::$EF_NORM MAXIMA::$FACOUT │ │ │ │ MAXIMA::$ZN_CHARACTERISTIC_FACTORS SLATEC::ZBKNU MAXIMA::$JOIN │ │ │ │ MAXIMA::$ELEMENTP MAXIMA::$LMAX MAXIMA::$EF_GCDEX │ │ │ │ MAXIMA::$ASKINTEGER MAXIMA::$EF_MULT_TABLE │ │ │ │ - MAXIMA::$SHOW_HASH_ARRAY MAXIMA::$SCONCAT MAXIMA::$GF_UNIT_P │ │ │ │ - MAXIMA::$RANDOM_PERMUTATION MAXIMA::$LAMBERT_W MAXIMA::$RADCAN │ │ │ │ - MAXIMA::ABSOLUTE_REAL_TIME-IMPL MAXIMA::$EF_L2P │ │ │ │ - MAXIMA::$FACTORSUM MAXIMA::$NROOTS MAXIMA::$DELETE │ │ │ │ - MAXIMA::$EF_POWER_TABLE MAXIMA::$QUAD_QAGS │ │ │ │ - MAXIMA::$GF_EXPONENT SLATEC::DBSI1E MAXIMA::$SPLITFIELD │ │ │ │ - MAXIMA::$RANDOM MAXIMA::$CABS MAXIMA::$FIBTOPHI │ │ │ │ + MAXIMA::$SHOW_HASH_ARRAY MAXIMA::$SCONCAT │ │ │ │ + MAXIMA::ABSOLUTE_REAL_TIME-IMPL MAXIMA::$GF_UNIT_P │ │ │ │ + MAXIMA::$RANDOM_PERMUTATION MAXIMA::$RADCAN MAXIMA::$LAMBERT_W │ │ │ │ + MAXIMA::$EF_L2P MAXIMA::$FACTORSUM MAXIMA::$NROOTS │ │ │ │ + MAXIMA::$DELETE MAXIMA::$EF_POWER_TABLE MAXIMA::$QUAD_QAGS │ │ │ │ + MAXIMA::$GF_EXPONENT SLATEC::DBSI1E MAXIMA::$RANDOM │ │ │ │ + MAXIMA::$SPLITFIELD MAXIMA::$FIBTOPHI MAXIMA::$CABS │ │ │ │ MAXIMA::$ZN_LOG MAXIMA::$IMAGPART MAXIMA::$FLOAT │ │ │ │ MAXIMA::$REMRULE MAXIMA::$INRT MAXIMA::$WRITEFILE │ │ │ │ MAXIMA::$NUM_PARTITIONS MAXIMA::$SCALARP MAXIMA::$DESOLVE │ │ │ │ MAXIMA::$CFEXPAND MAXIMA::$LOGARC MAXIMA::$SUBLIST │ │ │ │ MAXIMA::$POISSIMP MAXIMA::$BESSEL_J MAXIMA::$ENTIER │ │ │ │ MAXIMA::$ALLROOTS MAXIMA::$INTOPOIS MAXIMA::$POWERSERIES │ │ │ │ - MAXIMA::$NUM MAXIMA::$DEFINE_OPPROPERTY MAXIMA::$GF_REDUCTION │ │ │ │ - MAXIMA::$LOGCONTRACT MAXIMA::$PSUBSTITUTE SLATEC::DBSI0E │ │ │ │ - MAXIMA::$MAKE_TRANSFORM MAXIMA::$EF_REDUCTION │ │ │ │ - MAXIMA::$FILE_TYPE MAXIMA::$DETERMINANT │ │ │ │ + MAXIMA::$NUM MAXIMA::$DEFINE_OPPROPERTY MAXIMA::$LOGCONTRACT │ │ │ │ + MAXIMA::$GF_REDUCTION MAXIMA::$PSUBSTITUTE SLATEC::DBSI0E │ │ │ │ + MAXIMA::$MAKE_TRANSFORM MAXIMA::$DETERMINANT │ │ │ │ + MAXIMA::$EF_REDUCTION MAXIMA::$FILE_TYPE │ │ │ │ MAXIMA::$TRANSLATE_FILE MAXIMA::$CLEAR_RULES MAXIMA::$LAST │ │ │ │ SLATEC::ZACAI SLATEC::ZUNIK MAXIMA::$MAKE_RANDOM_STATE │ │ │ │ MAXIMA::$GENSYM MAXIMA::$SCSIMP MAXIMA::DERIVDEG1 │ │ │ │ - MAXIMA::$EF_PRIMITIVE_P SLATEC::DJAIRY MAXIMA::$RATNUMER │ │ │ │ - MAXIMA::$POSTFIX MAXIMA::$APPEND MAXIMA::$EF_RANDOM_NORMAL │ │ │ │ + MAXIMA::$EF_PRIMITIVE_P SLATEC::DJAIRY MAXIMA::$POSTFIX │ │ │ │ + MAXIMA::$RATNUMER MAXIMA::$APPEND MAXIMA::$EF_RANDOM_NORMAL │ │ │ │ MAXIMA::$NZETA MAXIMA::$QUNIT MAXIMA::$PRINTFILE │ │ │ │ MAXIMA::$FORTMX MAXIMA::$MATCHFIX │ │ │ │ MAXIMA::$CARTESIAN_PRODUCT_LIST MAXIMA::$LABELS │ │ │ │ MAXIMA::$GF_N2L MAXIMA::$GET_PLOT_OPTION MAXIMA::$TLDEFINT │ │ │ │ MAXIMA::$ERFI MAXIMA::$TAYLORP MAXIMA::$BERNPOLY │ │ │ │ MAXIMA::$NEWDET SLATEC::DQC25S MAXIMA::$NONNEGINTEGERP │ │ │ │ MAXIMA::$SUBSET MAXIMA::$GCD MAXIMA::$PRIMES MAXIMA::$SIGN │ │ │ │ MAXIMA::$SORT MAXIMA::CLEAR_FPLOG2_TABLE MAXIMA::$SUBMATRIX │ │ │ │ MAXIMA::$ZERO_FUN MAXIMA::$TMNEWDET MAXIMA::$EF_SUB │ │ │ │ MAXIMA::$ELIMINATE MAXIMA::$APPENDFILE MAXIMA::$EF_NORMAL_P │ │ │ │ - MAXIMA::FINDPOWERS MAXIMA::$SQRTDENEST MAXIMA::$EQUIV_CLASSES │ │ │ │ - MAXIMA::$EXPINT SLATEC::DBSYNU MAXIMA::$MAPATOM MAXIMA::SUMSUM │ │ │ │ - MAXIMA::$CHANGEVAR MAXIMA::FPLOG2-TABLE SLATEC::DERF │ │ │ │ - MAXIMA::$GF_MINIMAL_POLY MAXIMA::$ENTERMATRIX │ │ │ │ + MAXIMA::FINDPOWERS MAXIMA::$EXPINT MAXIMA::$SQRTDENEST │ │ │ │ + MAXIMA::$EQUIV_CLASSES SLATEC::DBSYNU MAXIMA::$MAPATOM │ │ │ │ + MAXIMA::SUMSUM MAXIMA::$CHANGEVAR MAXIMA::FPLOG2-TABLE │ │ │ │ + SLATEC::DERF MAXIMA::$ENTERMATRIX MAXIMA::$GF_MINIMAL_POLY │ │ │ │ MAXIMA::$TCL_OUTPUT MAXIMA::$DIVIDE MAXIMA::TRACE-UNFSHADOW │ │ │ │ - MAXIMA::$QUIT MAXIMA::$UNION SLATEC::DBESI MAXIMA::$INV_MOD │ │ │ │ - MAXIMA::$DEMO MAXIMA::$PART SLATEC::DBESJ1 MAXIMA::$TIMEDATE │ │ │ │ - MAXIMA::$INTERSECT MAXIMA::$ZN_CARMICHAEL_LAMBDA │ │ │ │ - MAXIMA::$FIRST MAXIMA::$COMPILE_FILE MAXIMA::$GENFACT │ │ │ │ - MAXIMA::$TAYLOR MAXIMA::$LOPOW MAXIMA::$HANKEL_1 │ │ │ │ - MAXIMA::$FLOAT_PRECISION MAXIMA::$POISPLUS │ │ │ │ - MAXIMA::$GF_ADD_TABLE MAXIMA::$GF_NORM MAXIMA::$FILENAME_MERGE │ │ │ │ - MAXIMA::$BUG_REPORT MAXIMA::$BERN SLATEC::DBESK │ │ │ │ - MAXIMA::$INTOSUM MAXIMA::$BOTHCOEF MAXIMA::$REST │ │ │ │ + MAXIMA::$QUIT MAXIMA::$UNION SLATEC::DBESI MAXIMA::$DEMO │ │ │ │ + MAXIMA::$INV_MOD MAXIMA::$PART SLATEC::DBESJ1 │ │ │ │ + MAXIMA::$TIMEDATE MAXIMA::$INTERSECT │ │ │ │ + MAXIMA::$ZN_CARMICHAEL_LAMBDA MAXIMA::$FIRST │ │ │ │ + MAXIMA::$COMPILE_FILE MAXIMA::$GENFACT MAXIMA::$TAYLOR │ │ │ │ + MAXIMA::$LOPOW MAXIMA::$HANKEL_1 MAXIMA::$FLOAT_PRECISION │ │ │ │ + MAXIMA::$POISPLUS MAXIMA::$GF_ADD_TABLE MAXIMA::$GF_NORM │ │ │ │ + MAXIMA::$FILENAME_MERGE MAXIMA::$BUG_REPORT MAXIMA::$BERN │ │ │ │ + SLATEC::DBESK MAXIMA::$INTOSUM MAXIMA::$BOTHCOEF MAXIMA::$REST │ │ │ │ SLATEC::DQC25F MAXIMA::$AIRY_AI MAXIMA::$EF_NORMAL_BASIS │ │ │ │ MAXIMA::$XREDUCE MAXIMA::$EF_EXP MAXIMA::$ECHELON │ │ │ │ MAXIMA::$SUBSTITUTE MAXIMA::$LINSOLVE MAXIMA::$GNUPLOT_START │ │ │ │ MAXIMA::$ELAPSED_REAL_TIME MAXIMA::$POISINT MAXIMA::$SQRT │ │ │ │ MAXIMA::$ALLBUT MAXIMA::$AUGCOEFMATRIX MAXIMA::$FULL_LISTIFY │ │ │ │ MAXIMA::ELAPSED_RUN_TIME-IMPL MAXIMA::$LISTIFY │ │ │ │ MAXIMA::$QUAD_QAWS MAXIMA::$EF_INFOLIST MAXIMA::$GF_DIV │ │ │ │ @@ -1049,61 +1052,61 @@ │ │ │ │ MAXIMA::$GF_MATADD MAXIMA::$ROOM MAXIMA::$GF_MATNEG │ │ │ │ MAXIMA::$FLOAT_BITS MAXIMA::$EF_MATNEG MAXIMA::MATCH-TZ-HH-MM │ │ │ │ SLATEC::DBESI0 SLATEC::DBESI1 SLATEC::ZRATI SLATEC::ZUNK2 │ │ │ │ MAXIMA::$HORNER MAXIMA::$RATEXPAND MAXIMA::$PREV_PRIME │ │ │ │ MAXIMA::$QUOTIENT SLATEC::ZBESI SLATEC::DGAMMA │ │ │ │ MAXIMA::$BACKTRACE MAXIMA::$EVERY MAXIMA::$GF_IRREDUCIBLE_P │ │ │ │ MAXIMA::$NTHROOT SLATEC::D9AIMP MAXIMA::$GF_RANDOM_NORMAL │ │ │ │ - MAXIMA::$GF_EVAL MAXIMA::$ENDCONS MAXIMA::$SETUP_AUTOLOAD │ │ │ │ - MAXIMA::$PREFIX MAXIMA::$LMIN MAXIMA::$RISCH MAXIMA::$EZGCD │ │ │ │ - MAXIMA::$ERRORMSG MAXIMA::$TMLIN MAXIMA::$DEPENDS │ │ │ │ + MAXIMA::$ENDCONS MAXIMA::$GF_EVAL MAXIMA::$SETUP_AUTOLOAD │ │ │ │ + MAXIMA::$PREFIX MAXIMA::$LMIN MAXIMA::$EZGCD MAXIMA::$ERRORMSG │ │ │ │ + MAXIMA::$RISCH MAXIMA::$TMLIN MAXIMA::$DEPENDS │ │ │ │ MAXIMA::$QUAD_CONTROL MAXIMA::$PARTFRAC MAXIMA::$SUBSETP │ │ │ │ MAXIMA::$MEMBER MAXIMA::$ABS SLATEC::ZSQRT$ MAXIMA::$DISPTERMS │ │ │ │ MAXIMA::$SYMMDIFFERENCE MAXIMA::$MAKEFACT MAXIMA::$FILLARRAY │ │ │ │ MAXIMA::$BESSEL_I MAXIMA::$STRUVE_H MAXIMA::$GF_SET_DATA │ │ │ │ MAXIMA::$POISCTIMES MAXIMA::$GF_SET_AGAIN MAXIMA::$POLYNOMIALP │ │ │ │ MAXIMA::$UNTELLRAT MAXIMA::$SCALED_BESSEL_I1 │ │ │ │ MAXIMA::$EXPONENTIALIZE MAXIMA::$PUT │ │ │ │ MAXIMA::$UNIT_IN_LAST_PLACE MAXIMA::$IN_EXACTLY_ONE │ │ │ │ MAXIMA::RESET-CCOL MAXIMA::$TEXEND MAXIMA::$NARY │ │ │ │ MAXIMA::$REALROOTS MAXIMA::$BDISCR MAXIMA::FPGAMMA-TABLE │ │ │ │ MAXIMA::$SUMCONTRACT MAXIMA::$POLYDECOMP │ │ │ │ MAXIMA::$GF_NORMAL_BASIS_REP MAXIMA::$GF_INFOLIST │ │ │ │ - MAXIMA::FINDPOWERS1 MAXIMA::$SET_PLOT_OPTION MAXIMA::$AIRY_BI │ │ │ │ + MAXIMA::$SET_PLOT_OPTION MAXIMA::FINDPOWERS1 MAXIMA::$AIRY_BI │ │ │ │ MAXIMA::$GET_TEX_ENVIRONMENT MAXIMA::$ROTATE_PTS │ │ │ │ MAXIMA::EAT-CONTINUATIONS MAXIMA::$GF_AT MAXIMA::$SOME │ │ │ │ MAXIMA::$GF_MULT MAXIMA::$PLOT3D SLATEC::ZMLRI │ │ │ │ MAXIMA::$REVERSE MAXIMA::$GF_MINIMAL_SET MAXIMA::$PRINTPOIS │ │ │ │ MAXIMA::$BFLOAT_APPROX_EQUAL MAXIMA::$QUAD_QAG │ │ │ │ MAXIMA::$GFACTORSUM MAXIMA::$FULLRATSIMP MAXIMA::$FIX │ │ │ │ MAXIMA::$DISJOIN MAXIMA::$GF_GET_DATA MAXIMA::$MKEY │ │ │ │ MAXIMA::$SETP MAXIMA::$EF_FACTOR MAXIMA::$GF_PRIMITIVE_P │ │ │ │ - MAXIMA::$GF_MATINV MAXIMA::ADSUM MAXIMA::$FREEOF │ │ │ │ + MAXIMA::ADSUM MAXIMA::$GF_MATINV MAXIMA::$FREEOF │ │ │ │ MAXIMA::$IFACTORS MAXIMA::$RANK MAXIMA::$CONTENT │ │ │ │ MAXIMA::MATCH-TZ-HHMM MAXIMA::$GET_INDEX_PROPERTIES │ │ │ │ MAXIMA::$INTERSECTION MAXIMA::$FACTS MAXIMA::$PADE │ │ │ │ MAXIMA::$ADJOIN MAXIMA::$FACTOROUT MAXIMA::$GF_CARDINALITY │ │ │ │ - MAXIMA::$EF_P2L MAXIMA::$ZN_INVERT_BY_LU MAXIMA::$OPTIMIZE │ │ │ │ - MAXIMA::$EXPAND MAXIMA::$LAPLACE MAXIMA::$STRUVE_L │ │ │ │ + MAXIMA::$EF_P2L MAXIMA::$ZN_INVERT_BY_LU MAXIMA::$EXPAND │ │ │ │ + MAXIMA::$OPTIMIZE MAXIMA::$LAPLACE MAXIMA::$STRUVE_L │ │ │ │ MAXIMA::$BFALLROOTS MAXIMA::$DPART MAXIMA::$OPERATORP │ │ │ │ SLATEC::DBSKNU MAXIMA::$RATDISREP MAXIMA::LOPOW-IMPL │ │ │ │ SLATEC::J4SAVE MAXIMA::$ZN_ADD_TABLE SLATEC::DBESJ │ │ │ │ MAXIMA::$EULER SLATEC::DAIE MAXIMA::$EF_N2L SLATEC::DSPENC │ │ │ │ SLATEC::ZASYI MAXIMA::$SQFR MAXIMA::$GENMATRIX │ │ │ │ MAXIMA::DEFINE-MACRO MAXIMA::$NEXT_PRIME │ │ │ │ MAXIMA::$SUBLIST_INDICES MAXIMA::$SUBLIS MAXIMA::$INTEGRATE │ │ │ │ MAXIMA::$REMOVE_PLOT_OPTION MAXIMA::$FACTOR │ │ │ │ MAXIMA::$POISSQUARE SLATEC::DCSEVL MAXIMA::$GF_SET │ │ │ │ SLATEC::ZSERI MAXIMA::$CONTOUR_PLOT MAXIMA::$ZN_NTH_ROOT │ │ │ │ MAXIMA::$DISP MAXIMA::$EF_P2N MAXIMA::$FIND_ROOT │ │ │ │ MAXIMA::$EF_INDEX MAXIMA::$COEFMATRIX MAXIMA::$KRON_DELTA │ │ │ │ MAXIMA::$HGFPOLY MAXIMA::$EF_UNIT_P MAXIMA::$COPY │ │ │ │ MAXIMA::MAKE_TRANSFORM-IMPL MAXIMA::$ORDERGREATP │ │ │ │ - MAXIMA::MATCH-DATE-YYYY-MM-DD MAXIMA::$SCALE_FLOAT │ │ │ │ - MAXIMA::$CLOSEFILE MAXIMA::$ZN_PRIMROOT MAXIMA::$NEWCONTEXT │ │ │ │ + MAXIMA::MATCH-DATE-YYYY-MM-DD MAXIMA::$CLOSEFILE │ │ │ │ + MAXIMA::$SCALE_FLOAT MAXIMA::$ZN_PRIMROOT MAXIMA::$NEWCONTEXT │ │ │ │ MAXIMA::$AIRY_DBI MAXIMA::$OUTOFPOIS MAXIMA::$EF_AT │ │ │ │ MAXIMA::$PERMANENT MAXIMA::$DEACTIVATE │ │ │ │ MAXIMA::DERIVDEGREE-IMPL MAXIMA::$RESIDUE MAXIMA::$RREDUCE │ │ │ │ MAXIMA::$SETELMX MAXIMA::$GF_GCD MAXIMA::$GF_INVERT_BY_LU │ │ │ │ MAXIMA::$EF_MATADD MAXIMA::MYPRINC MAXIMA::$ZN_POWER_TABLE │ │ │ │ MAXIMA::$WARNING MAXIMA::$GF_INDEX MAXIMA::$COLLAPSE │ │ │ │ MAXIMA::$POISTIMES SLATEC::ZUNI1 MAXIMA::$OP SLATEC::DBI │ │ │ │ @@ -1116,19 +1119,19 @@ │ │ │ │ MAXIMA::$RATDENOM MAXIMA::$ALGNORM MAXIMA::$SCALED_BESSEL_I0 │ │ │ │ MAXIMA::$%TH MAXIMA::$POLY_DISCRIMINANT MAXIMA::$RUN_TESTSUITE │ │ │ │ MAXIMA::$EF_DIV SLATEC::ZUNHJ MAXIMA::$AT MAXIMA::$EF_UNSET │ │ │ │ MAXIMA::$REMBOX MAXIMA::$EF_NORMAL_BASIS_REP │ │ │ │ MAXIMA::$DEBUGMODE MAXIMA::$MINFACTORIAL │ │ │ │ MAXIMA::$GF_MAKE_ARRAYS SLATEC::ZACON MAXIMA::$DECODE_FLOAT │ │ │ │ MAXIMA::$GNUPLOT_RESET MAXIMA::$TRIGEXPAND MAXIMA::$GF_NORMAL │ │ │ │ - SLATEC::DQK61 MAXIMA::$RATVARS MAXIMA::$GF_PRIMITIVE │ │ │ │ + SLATEC::DQK61 MAXIMA::$GF_PRIMITIVE MAXIMA::$RATVARS │ │ │ │ MAXIMA::$TAYTORAT MAXIMA::$GF_N2P MAXIMA::$GF_MULT_TABLE │ │ │ │ MAXIMA::CRF MAXIMA::$GF_GCDEX MAXIMA::CLEAR_FPPI_TABLE │ │ │ │ MAXIMA::$GF_REDUCE MAXIMA::$GF_DEGREE MAXIMA::$EXTREMAL_SUBSET │ │ │ │ - MAXIMA::$GFACTOR MAXIMA::$CONS MAXIMA::$FASTTIMES │ │ │ │ + MAXIMA::$GFACTOR MAXIMA::$FASTTIMES MAXIMA::$CONS │ │ │ │ MAXIMA::$QUAD_QAGP MAXIMA::$RECTFORM │ │ │ │ MAXIMA::MATCH-TIME-HH-MM-SS MAXIMA::$NOUNIFY │ │ │ │ MAXIMA::$MULTINOMIAL_COEFF MAXIMA::$COPY_PTS │ │ │ │ MAXIMA::$GAMMA_INCOMPLETE MAXIMA::$EVENP MAXIMA::$RATSUBST │ │ │ │ MAXIMA::HIPOW-IMPL MAXIMA::$UNIQUE SLATEC::ZUOIK │ │ │ │ MAXIMA::$EF_NEG SLATEC::XERSVE MAXIMA::$ERF │ │ │ │ MAXIMA::$SETDIFFERENCE MAXIMA::$HGFRED SLATEC::DQK15 │ │ │ │ @@ -1142,35 +1145,35 @@ │ │ │ │ MAXIMA::$IDENT MAXIMA::$BFLOAT MAXIMA::$ASSOC SLATEC::D9LGMC │ │ │ │ MAXIMA::MATCH-FRACTION-NNN MAXIMA::$NZETAR MAXIMA::$ZEROEQUIV │ │ │ │ MAXIMA::$EF_DETERMINANT MAXIMA::$TRANSPOSE │ │ │ │ MAXIMA::$EF_GET_DATA MAXIMA::$LISTP MAXIMA::$EXP │ │ │ │ MAXIMA::$TMLINSOLVE MAXIMA::$GF_NORMAL_P MAXIMA::$ERROR │ │ │ │ MAXIMA::$GF_JACOBI MAXIMA::$LOG_GAMMA MAXIMA::$ROOTSCONTRACT │ │ │ │ MAXIMA::$POWER_MOD SLATEC::DQK41 MAXIMA::FACTPLUSCOMB │ │ │ │ - MAXIMA::$INTEGER_DECODE_FLOAT MAXIMA::$ADDCOL MAXIMA::$CSIGN │ │ │ │ + MAXIMA::$ADDCOL MAXIMA::$INTEGER_DECODE_FLOAT MAXIMA::$CSIGN │ │ │ │ MAXIMA::$EF_JACOBI MAXIMA::$ISQRT MAXIMA::MATCH-TZ-Z │ │ │ │ MAXIMA::$GF_P2N MAXIMA::$TAYLORINFO MAXIMA::$APPLY │ │ │ │ - MAXIMA::$SHOWRATVARS MAXIMA::$EF_LOG MAXIMA::$POLYSIGN │ │ │ │ + MAXIMA::$POLYSIGN MAXIMA::$SHOWRATVARS MAXIMA::$EF_LOG │ │ │ │ MAXIMA::$REMAINDER MAXIMA::$SPHERICAL_TO_XYZ │ │ │ │ MAXIMA::$EF_ADD_TABLE MAXIMA::$MAKE_ELLIPTIC_F │ │ │ │ MAXIMA::$GNUPLOT_CLOSE MAXIMA::$TLIMIT MAXIMA::$GF_ADD │ │ │ │ MAXIMA::$POISSUBST SLATEC::ZBESH MAXIMA::$NUMBERP │ │ │ │ MAXIMA::$QUAD_QAWO SLATEC::XERPRN MAXIMA::$NZETAI │ │ │ │ MAXIMA::$ALGTRACE MAXIMA::$GARBAGE_COLLECT │ │ │ │ MAXIMA::$FILE_SEARCH1 MAXIMA::FSET MAXIMA::$@-FUNCTION │ │ │ │ MAXIMA::$EF_INVERT_BY_LU MAXIMA::$BEZOUT MAXIMA::$GF_INV │ │ │ │ SLATEC::DBESK1 MAXIMA::$QUAD_QAWF MAXIMA::$TEXINIT │ │ │ │ - MAXIMA::$EF_SET_DATA MAXIMA::$POLARFORM MAXIMA::$DEFINT │ │ │ │ - MAXIMA::$BUILD_INFO MAXIMA::$CHARPOLY MAXIMA::$TRIGREDUCE │ │ │ │ + MAXIMA::$EF_SET_DATA MAXIMA::$DEFINT MAXIMA::$POLARFORM │ │ │ │ + MAXIMA::$CHARPOLY MAXIMA::$BUILD_INFO MAXIMA::$TRIGREDUCE │ │ │ │ MAXIMA::$ISOLATE MAXIMA::$IS_POWER_OF_TWO SLATEC::ZBESJ │ │ │ │ MAXIMA::$EF_RANDOM MAXIMA::$BESSEL_K MAXIMA::$DISJOINTP │ │ │ │ SLATEC::DERFC MAXIMA::$COL MAXIMA::$ROTATE_LIST │ │ │ │ MAXIMA::$ZN_FACTOR_GENERATORS MAXIMA::$ZN_MULT_TABLE │ │ │ │ - MAXIMA::$COMPARE MAXIMA::ELEMXPT SLATEC::DQK15I SLATEC::DLNGAM │ │ │ │ - MAXIMA::$RATP MAXIMA::$NTERMS MAXIMA::$ADJOINT MAXIMA::$DEL │ │ │ │ + MAXIMA::$COMPARE MAXIMA::ELEMXPT SLATEC::DLNGAM MAXIMA::$RATP │ │ │ │ + SLATEC::DQK15I MAXIMA::$NTERMS MAXIMA::$ADJOINT MAXIMA::$DEL │ │ │ │ MAXIMA::$CARDINALITY MAXIMA::$ZETA SLATEC::DGAMLN │ │ │ │ MAXIMA::$LIMIT MAXIMA::$ILT MAXIMA::$DECODE_TIME │ │ │ │ MAXIMA::$GF_INFO MAXIMA::$PATHNAME_NAME SLATEC::ZBINU │ │ │ │ MAXIMA::$QUAD_QAGI MAXIMA::$LASTN MAXIMA::$ZN_PRIMROOT_P)) │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION (COMMON-LISP::T COMMON-LISP::T) │ │ │ │ @@ -1193,18 +1196,18 @@ │ │ │ │ MAXIMA::BUG_REPORT-IMPL MAXIMA::ERRORMSG-IMPL MAXIMA::GENREF │ │ │ │ MAXIMA::MATCHERR MAXIMA::RECOVERORDER1 │ │ │ │ MAXIMA::MAKE-GLOBAL-ASSUMPTIONS MAXIMA::FPGAMMA1 │ │ │ │ MAXIMA::PEEK-ONE-TOKEN MAXIMA::GF-SET-RAT-HEADER │ │ │ │ MAXIMA::GF-MATADD2-ERROR MAXIMA::BF-REALIT-SL │ │ │ │ MAXIMA::BF-QUADSD-SL MAXIMA::GF_NORMAL-IMPL │ │ │ │ MAXIMA::BF-QUADIT-SL MAXIMA::GNUPLOT_RESET-IMPL │ │ │ │ - CL-INFO::LOAD-PRIMARY-INDEX MAXIMA::POP-LOOP-CONTEXT │ │ │ │ + MAXIMA::POP-LOOP-CONTEXT CL-INFO::LOAD-PRIMARY-INDEX │ │ │ │ MAXIMA::QUADSD-SL MAXIMA::CHRCT* MAXIMA::KILLALLCONTEXTS │ │ │ │ MAXIMA::CLOSE-CLIENT MAXIMA::EF_REDUCTION-IMPL │ │ │ │ - MAXIMA::RESTORE1 MAXIMA::BUILD_INFO-IMPL MAXIMA::TMINITIALFLAG │ │ │ │ + MAXIMA::BUILD_INFO-IMPL MAXIMA::RESTORE1 MAXIMA::TMINITIALFLAG │ │ │ │ MAXIMA::PARSE-TYI MAXIMA::QUADIT-SL MAXIMA::DPRINT-STATE │ │ │ │ MAXIMA::GF_CHARACTERISTIC-IMPL MAXIMA::FILL-IN-INVERSES │ │ │ │ MAXIMA::SCAN-KEYWORD-TOKEN MAXIMA::FUU MAXIMA::CLEAR │ │ │ │ MAXIMA::MTERPRI MAXIMA::CAUCHY-SL │ │ │ │ MAXIMA::SET-READTABLE-FOR-MACSYMA MAXIMA::CLEAR_RULES-IMPL │ │ │ │ MAXIMA::CONTEXTMARK MAXIMA::PRINCIPAL MAXIMA::BF-NEXTK-SL │ │ │ │ MAXIMA::ENABLE-SOME-LISP-WARNINGS MAXIMA::NEW-ALG │ │ │ │ @@ -1273,37 +1276,38 @@ │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION │ │ │ │ (COMMON-LISP::T COMMON-LISP::T COMMON-LISP::T) │ │ │ │ COMMON-LISP::T) │ │ │ │ MAXIMA::DEFS1 MAXIMA::RISCHFPROG MAXIMA::COEFSOLVE │ │ │ │ MAXIMA::TCONS3 MAXIMA::GF-DEGREE-ERRCHK MAXIMA::DBUNIVAR │ │ │ │ MAXIMA::SIMPLAMBDA MAXIMA::PUTPROP1 MAXIMA::GETLEVELS │ │ │ │ - MAXIMA::HGFRED-IMPL MAXIMA::PGCD2 PREGEXP::PREGEXP-REPLACE │ │ │ │ + MAXIMA::PGCD2 MAXIMA::HGFRED-IMPL PREGEXP::PREGEXP-REPLACE │ │ │ │ MAXIMA::SIGNAL-MODE-ERROR MAXIMA::ATAN-POLES MAXIMA::INTGREAT │ │ │ │ MAXIMA::MWHIT MAXIMA::SIMPMDEF │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TANH (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::PART+-MPLUS MAXIMA::ARRSTORE-EXTEND │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PLUSP (COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::DIV-DEG-CHK MAXIMA::PIVOT MAXIMA::*F-PRIM │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EPSILON (COMMON-LISP:FLOAT))| │ │ │ │ MAXIMA::DLOG-NAIVE MAXIMA::LOG-TRANSFORM │ │ │ │ MAXIMA::ANNOUNCE-RULE-FIRING MAXIMA::LTERMVEC MAXIMA::FPR-DIF │ │ │ │ - MAXIMA::LCHK BIGFLOAT::|(PCL::FAST-METHOD COSH (NUMBER))| │ │ │ │ - MAXIMA::PDECRED MAXIMA::TEX-KRON-DELTA MAXIMA::GAMMAC │ │ │ │ - MAXIMA::STF BIGFLOAT::|(PCL::FAST-METHOD RATIONAL (BIGFLOAT))| │ │ │ │ + MAXIMA::LCHK MAXIMA::PDECRED │ │ │ │ + BIGFLOAT::|(PCL::FAST-METHOD COSH (NUMBER))| │ │ │ │ + MAXIMA::TEX-KRON-DELTA MAXIMA::GAMMAC MAXIMA::STF │ │ │ │ + BIGFLOAT::|(PCL::FAST-METHOD RATIONAL (BIGFLOAT))| │ │ │ │ MAXIMA::LAMBDA-WRAP1 MAXIMA::PART+-NOT-MPLUS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAXIMA::TO (COMMON-LISP:RATIONAL))| │ │ │ │ - MAXIMA::GF-NORMAL MAXIMA::AL1 │ │ │ │ + MAXIMA::GF-NORMAL MAXIMA::AL1 MAXIMA::PGATH1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD IMAG-VALUE (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::PGATH1 MAXIMA::DEFMFUN-KEYWORDS MAXIMA::PRIMELMT │ │ │ │ - MAXIMA::STURMSEQ MAXIMA::PFACTORALG1 │ │ │ │ + MAXIMA::DEFMFUN-KEYWORDS MAXIMA::PRIMELMT MAXIMA::STURMSEQ │ │ │ │ + MAXIMA::PFACTORALG1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAX-EXPONENT (COMMON-LISP:FLOAT))| │ │ │ │ MAXIMA::ADDVARDEG BIGFLOAT::RUNNING-ERROR-PRODUCT │ │ │ │ - MAXIMA::PCOEFADD MAXIMA::GF-TIMES MAXIMA::BEHAVIOR-ALL-SAME │ │ │ │ - MAXIMA::SIMP-REALPART MAXIMA::SIMP-SET MAXIMA::RESOLVENT │ │ │ │ + MAXIMA::PCOEFADD MAXIMA::BEHAVIOR-ALL-SAME MAXIMA::GF-TIMES │ │ │ │ + MAXIMA::SIMP-SET MAXIMA::SIMP-REALPART MAXIMA::RESOLVENT │ │ │ │ MAXIMA::MSZ-MTIMES MAXIMA::BF-QUAD-SL MAXIMA::FPQFORM │ │ │ │ MAXIMA::TFGELI MAXIMA::TEX-MLABOX │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD FLOAT-DIGITS (BIGFLOAT))| │ │ │ │ MAXIMA::NISTREEBUILDER MAXIMA::MSIZE-LIST MAXIMA::TODD-COXETER │ │ │ │ MAXIMA::DIFFINT1 MAXIMA::PART+ MAXIMA::EVERYSUBST1 │ │ │ │ MAXIMA::X**Q MAXIMA::COLLISION-LOOKUP MAXIMA::RATGSUBST │ │ │ │ MAXIMA::LIFTING-FACTORS-IMAGE MAXIMA::PROPSCHK │ │ │ │ @@ -1321,52 +1325,54 @@ │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-ATAN (NUMBER))| │ │ │ │ MAXIMA::TEX-MATRIX MAXIMA::TEX-CONJUGATE MAXIMA::NISARGMATCH │ │ │ │ MAXIMA::DLSF MAXIMA::POISSUBSTA MAXIMA::VAR-EXPAND │ │ │ │ MAXIMA::EXPSEC-FUNS MAXIMA::PART*-MTIMES MAXIMA::WTPTIMES │ │ │ │ MAXIMA::NROOT1 MAXIMA::TRY-INTSC MAXIMA::LAPLUS │ │ │ │ MAXIMA::PSCDIFF MAXIMA::MSIZE-TEXT-STRING MAXIMA::SP2INTEG12 │ │ │ │ MAXIMA::EVAL-PRED MAXIMA::DISP1 MAXIMA::MARRAYSET1$ │ │ │ │ - MAXIMA::CD1 MAXIMA::NEW-FILE-SEARCH1 MAXIMA::MTF │ │ │ │ + MAXIMA::CD1 MAXIMA::NEW-FILE-SEARCH1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ACOSH (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::DSKATOM MAXIMA::EVAL-DERIV MAXIMA::SIMPARGS1 │ │ │ │ - MAXIMA::GF-MATMULT1 MAXIMA::EXPASIN-FUNS MAXIMA::MULTBK │ │ │ │ - MAXIMA::POISMAP-IMPL MAXIMA::FACRTIMES MAXIMA::PINTERPOLATE6 │ │ │ │ + MAXIMA::MTF MAXIMA::DSKATOM MAXIMA::EVAL-DERIV │ │ │ │ + MAXIMA::SIMPARGS1 MAXIMA::GF-MATMULT1 MAXIMA::EXPASIN-FUNS │ │ │ │ + MAXIMA::MULTBK MAXIMA::POISMAP-IMPL MAXIMA::FACRTIMES │ │ │ │ + MAXIMA::PINTERPOLATE6 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ZEROP (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::REF MAXIMA::SIMP-MAX │ │ │ │ + MAXIMA::SIMP-MAX MAXIMA::REF │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SIN (NUMBER))| MAXIMA::TESTA │ │ │ │ - MAXIMA::COLLISION-CHECK MAXIMA::CLASSIFY-HYPERGEOMETRIC │ │ │ │ - MAXIMA::DSKRAT-SUBST MAXIMA::KANSEL │ │ │ │ + MAXIMA::DSKRAT-SUBST MAXIMA::COLLISION-CHECK │ │ │ │ + MAXIMA::CLASSIFY-HYPERGEOMETRIC MAXIMA::KANSEL │ │ │ │ + MAXIMA::MULTIPLY-MATRIX-ELEMENTS MAXIMA::RATTI │ │ │ │ + MAXIMA::POLELIST │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ASINH (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::POLELIST MAXIMA::RATTI │ │ │ │ - MAXIMA::MULTIPLY-MATRIX-ELEMENTS MAXIMA::GF-DATA-SHORT-PRINT │ │ │ │ - MAXIMA::MONICIZE-ROW │ │ │ │ + MAXIMA::GF-DATA-SHORT-PRINT MAXIMA::MONICIZE-ROW │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAX-EXPONENT (COMMON-LISP:RATIONAL))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-COMPLEX (REAL))| │ │ │ │ MAXIMA::POISMERGE MAXIMA::TEX-MDO MAXIMA::SIMPEULER │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %E (COMMON-LISP:COMPLEX))| │ │ │ │ MAXIMA::SUBSTITUTEL MAXIMA::MEMBERROOT MAXIMA::PVSUBST │ │ │ │ MAXIMA::CALL-AND-SIMP MAXIMA::PTF MAXIMA::ALGNORM-IMPL │ │ │ │ - MAXIMA::EXECFY MAXIMA::PRED-$READ MAXIMA::TEX-MEXPT │ │ │ │ + MAXIMA::PRED-$READ MAXIMA::EXECFY MAXIMA::TEX-MEXPT │ │ │ │ MAXIMA::PSDISREP2 MAXIMA::SIGNDIS1 MAXIMA::MRV-LEADTERM │ │ │ │ MAXIMA::OUTPUT-POINTS-TCL MAXIMA::EXPLIST │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %PI (BIGFLOAT))| MAXIMA::SIMPSUM │ │ │ │ MAXIMA::Z1 MAXIMA::BAKALEVEL1 MAXIMA::SIMPBUILDQ │ │ │ │ MAXIMA::MACSYMA-TRACE-SUB MAXIMA::LOADFILE MAXIMA::PEXPON*// │ │ │ │ + MAXIMA::DPREMQUO │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD REALPART (NUMBER))| │ │ │ │ - MAXIMA::DPREMQUO MAXIMA::LET-MACRO-HAIR MAXIMA::SPC5B │ │ │ │ - MAXIMA::CF MAXIMA::TR-MACSYMA-USER-FUNCTION-CALL │ │ │ │ - MAXIMA::POWER-MOD MAXIMA::PUT-IMPL MAXIMA::TEX-MQAPPLY │ │ │ │ - MAXIMA::FIXVL0 MAXIMA::FACT MAXIMA::PERIOD MAXIMA::ATAN-POLE1 │ │ │ │ + MAXIMA::LET-MACRO-HAIR MAXIMA::SPC5B MAXIMA::CF │ │ │ │ + MAXIMA::TR-MACSYMA-USER-FUNCTION-CALL MAXIMA::PUT-IMPL │ │ │ │ + MAXIMA::POWER-MOD MAXIMA::FIXVL0 MAXIMA::TEX-MQAPPLY │ │ │ │ + MAXIMA::FACT MAXIMA::PERIOD MAXIMA::ATAN-POLE1 │ │ │ │ MAXIMA::TEX-MDOIN MAXIMA::LISP-ARRAY-ELEMENTS-ALIKE1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-TRUNCATE (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-DIVIDE (NUMBER))| │ │ │ │ MAXIMA::TEX-ARRAY-SIMPLE MAXIMA::LINHACKCONTENT │ │ │ │ MAXIMA::ARRAYSETAPPLY-IMPL MAXIMA::TESTA* │ │ │ │ - MAXIMA::DEFAULT-FORMAT-PROMPT MAXIMA::TEX-LSUM │ │ │ │ - MAXIMA::PSQUOREM1 MAXIMA::MSIZE-ATOM MAXIMA::PEXPTMOD │ │ │ │ + MAXIMA::DEFAULT-FORMAT-PROMPT MAXIMA::PSQUOREM1 │ │ │ │ + MAXIMA::TEX-LSUM MAXIMA::MSIZE-ATOM MAXIMA::PEXPTMOD │ │ │ │ MAXIMA::UNI MAXIMA::DSTRB MAXIMA::SIMP-ROUND MAXIMA::DNQF │ │ │ │ MAXIMA::INTERP-POLYS MAXIMA::POWERCOEFLIST │ │ │ │ MAXIMA::M2-D*X^M*%E^A*X │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD COMPLEXP (T))| │ │ │ │ INTL::LOCATE-DOMAIN-FILE MAXIMA::KILL │ │ │ │ MAXIMA::NUMERIC-BETA-INCOMPLETE MAXIMA::PASIMP1 │ │ │ │ MAXIMA::PCSUBST MAXIMA::PRESULT MAXIMA::TMRATCONV │ │ │ │ @@ -1380,23 +1386,23 @@ │ │ │ │ MAXIMA::PSHIFT MAXIMA::TEX-LIMIT MAXIMA::RATTIMES │ │ │ │ MAXIMA::MSIZE-ARRAY-OBJECT MAXIMA::GF-PRIMPOLY-P-EXIT │ │ │ │ MAXIMA::TEX-MTEXT MAXIMA::HGFSIMP-EXEC MAXIMA::REVEAL │ │ │ │ MAXIMA::RE-SOLVE MAXIMA::PALGSIMP MAXIMA::ZN-PRIMROOT │ │ │ │ MAXIMA::DEG-LESSP │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD NUMBERP (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::MEASURE MAXIMA::DGQF MAXIMA::TEX-ATOM │ │ │ │ - MAXIMA::GF-LOG-ERRCHK2 MAXIMA::MLISTCAN-$ALL │ │ │ │ + MAXIMA::GF-LOG-ERRCHK2 MAXIMA::MLISTCAN-$ALL MAXIMA::PGCDU1 │ │ │ │ MAXIMA::GET-NEWEXP&FACTORS MAXIMA::INSURE-ARRAY-PROPS │ │ │ │ + MAXIMA::SIMP-MAND MAXIMA::FACT20 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ASIN (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::SIMP-MAND MAXIMA::FACT20 MAXIMA::PGCDU1 │ │ │ │ MAXIMA::LAPDEFINT MAXIMA::PADE-IMPL MAXIMA::QUAD-SL │ │ │ │ MAXIMA::SET-LBP-AND-RBP MAXIMA::MSZ-MDOIN │ │ │ │ MAXIMA::SIMPLIFY-MAND/MOR-OPERANDS_TR MAXIMA::CONSFUNDEF │ │ │ │ - MAXIMA::GCD-DEGREE-VECTOR MAXIMA::FINDBASE │ │ │ │ - MAXIMA::ATVALUE-IMPL MAXIMA::PCETIMES1 MAXIMA::SIMPBERN │ │ │ │ + MAXIMA::GCD-DEGREE-VECTOR MAXIMA::ATVALUE-IMPL │ │ │ │ + MAXIMA::FINDBASE MAXIMA::PCETIMES1 MAXIMA::SIMPBERN │ │ │ │ MAXIMA::PSCHECK MAXIMA::ASK-PROP MAXIMA::GETEXP-FUN │ │ │ │ MAXIMA::LINEARIZE3 MAXIMA::EVERYSUBST MAXIMA::TEX-MQUOTIENT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD CONJUGATE (NUMBER))| │ │ │ │ MAXIMA::TRP-$EQUALITY MAXIMA::SP1PUTBUC1 MAXIMA::CPA │ │ │ │ MAXIMA::POLCOEF MAXIMA::SIMPMDEFMACRO MAXIMA::EXP$LI-FUN │ │ │ │ MAXIMA::M2-LTEP MAXIMA::SUBFUNMAKE MAXIMA::DSUBSTA │ │ │ │ MAXIMA::NPROD MAXIMA::RATSIMP MAXIMA::FREE2 MAXIMA::RGSUBST │ │ │ │ @@ -1410,47 +1416,46 @@ │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ACOSH (NUMBER))| MAXIMA::MSUM │ │ │ │ MAXIMA::ATFIND MAXIMA::VMAKE MAXIMA::ALLSUBST00 │ │ │ │ MAXIMA::FPINTEXPT MAXIMA::TEX-MCOND MAXIMA::LHSIMP │ │ │ │ MAXIMA::EVERYSUBST0 MAXIMA::PSISIMP │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PHASE (NUMBER))| │ │ │ │ MAXIMA::COLLECT-NORMAL-EXPANDER MAXIMA::ATDECODE │ │ │ │ MAXIMA::SP1ADDTO MAXIMA::EXPTAN-FUNS MAXIMA::REF-FPQ │ │ │ │ - MAXIMA::TEX-INT MAXIMA::EXPPLYGAM-FUNS MAXIMA::MSIZE-MTEXT │ │ │ │ + MAXIMA::TEX-INT MAXIMA::MSIZE-MTEXT MAXIMA::EXPPLYGAM-FUNS │ │ │ │ MAXIMA::TRP-INEQUALITY MAXIMA::INTERVAL-ERROR │ │ │ │ MAXIMA::SIMPLIM%FRESNEL_S MAXIMA::DRAW-LINEAR MAXIMA::TEX-SUM │ │ │ │ MAXIMA::SYNTACTIC-SUBSTITUTE │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EXP (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::WHITFUN │ │ │ │ + MAXIMA::WHITFUN BIGFLOAT::AGM-SCALE MAXIMA::TEX-SPACEOUT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-LOG (NUMBER))| │ │ │ │ - BIGFLOAT::AGM-SCALE MAXIMA::TEX-SPACEOUT MAXIMA::TEX-AT │ │ │ │ - MAXIMA::REMFACTOR MAXIMA::SIGNDISCR │ │ │ │ + MAXIMA::TEX-AT MAXIMA::REMFACTOR MAXIMA::SIGNDISCR │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SUB1 (NUMBER))| │ │ │ │ MAXIMA::GF-MATADD1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SIGNUM (NUMBER))| │ │ │ │ - MAXIMA::TRACE-EXIT-BREAK MAXIMA::MAKE-LIMIT-ASSUMPTIONS │ │ │ │ + MAXIMA::MAKE-LIMIT-ASSUMPTIONS MAXIMA::TRACE-EXIT-BREAK │ │ │ │ MAXIMA::MERGE11 MAXIMA::SIMPLUS MAXIMA::DEQF MAXIMA::COEFFPT │ │ │ │ MAXIMA::PLYGAM-CONST MAXIMA::INTERVAL-LIST MAXIMA::FACTPLUS0 │ │ │ │ MAXIMA::INFOSTORE BIGFLOAT::|(PCL::FAST-METHOD ACOS (NUMBER))| │ │ │ │ MAXIMA::ASSSO MAXIMA::POISMERGECX MAXIMA::DIONARGHYP-Y │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TANH (NUMBER))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD REALP (REAL))| MAXIMA::BPROG │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PLUSP (BIGFLOAT))| │ │ │ │ MAXIMA::NISMATCH MAXIMA::INHERIT-PROPL MAXIMA::PFACTORALG-IMPL │ │ │ │ MAXIMA::MRV-MAX MAXIMA::X$-CL-MACRO-READ MAXIMA::DVCOE │ │ │ │ - MAXIMA::NEWDET MAXIMA::MSZ-BIGFLOAT MAXIMA::QTF │ │ │ │ - BIGFLOAT::|(PCL::FAST-METHOD MAXIMA::TO (T))| │ │ │ │ + MAXIMA::NEWDET MAXIMA::MSZ-BIGFLOAT │ │ │ │ + BIGFLOAT::|(PCL::FAST-METHOD MAXIMA::TO (T))| MAXIMA::QTF │ │ │ │ MAXIMA::PRESULTANT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD CIS (COMMON-LISP:RATIONAL))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD NUMBERP (T))| MAXIMA::GF-GCDEX │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD REALP (T))| │ │ │ │ + MAXIMA::KSUBSET-LEX-SUCCESSOR │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ASINH (NUMBER))| │ │ │ │ - MAXIMA::KSUBSET-LEX-SUCCESSOR MAXIMA::SET_TEX_ENVIRONMENT-IMPL │ │ │ │ - MAXIMA::BEHAVIOR-BY-DIFF MAXIMA::MINVARLIST-MRAT │ │ │ │ - MAXIMA::STURMAPC MAXIMA::SIMP-LIMIT MAXIMA::SP1PUTBUC │ │ │ │ - MAXIMA::MINOR-IMPL │ │ │ │ + MAXIMA::SET_TEX_ENVIRONMENT-IMPL MAXIMA::BEHAVIOR-BY-DIFF │ │ │ │ + MAXIMA::MINVARLIST-MRAT MAXIMA::STURMAPC MAXIMA::SIMP-LIMIT │ │ │ │ + MAXIMA::SP1PUTBUC MAXIMA::MINOR-IMPL │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ZEROP (NUMBER))| MAXIMA::TFGELI0 │ │ │ │ MAXIMA::ASS-EQ-SET MAXIMA::XMAXIMA-CURVE-STYLE │ │ │ │ MAXIMA::*F-NP2SMOD MAXIMA::MINOR MAXIMA::AVLINSERT │ │ │ │ MAXIMA::LAPDIFF MAXIMA::TSPRSUM MAXIMA::MSZ MAXIMA::MBIND │ │ │ │ MAXIMA::NEWVARMEXPT MAXIMA::SUBSTFORSUM MAXIMA::PREFIXCONC │ │ │ │ MAXIMA::MRV-COMPARE │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-MINUS (NUMBER))| │ │ │ │ @@ -1463,101 +1468,101 @@ │ │ │ │ MAXIMA::MSZ-MQAPPLY MAXIMA::COEFMATRIX │ │ │ │ MAXIMA::RISPLIT-EXPT-SQRT-POW MAXIMA::GF-NORM │ │ │ │ MAXIMA::NISEXPOCHECK MAXIMA::MSIZE-NARY │ │ │ │ MAXIMA::MACSYMA-UNTRACE-SUB MAXIMA::PTTS1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %E (BIGFLOAT))| MAXIMA::J2TF │ │ │ │ MAXIMA::CONF2 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD REAL-VALUE (COMPLEX-BIGFLOAT))| │ │ │ │ + MAXIMA::COMMONROOTS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %E (COMMON-LISP:FLOAT))| │ │ │ │ - MAXIMA::COMMONROOTS MAXIMA::LOG*RAT MAXIMA::CPBGZASS │ │ │ │ - MAXIMA::NISLET │ │ │ │ + MAXIMA::LOG*RAT MAXIMA::CPBGZASS MAXIMA::NISLET │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TAN (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::LISIMP MAXIMA::TEX-ARRAY-DISPLAY-INDICES │ │ │ │ - MAXIMA::MSZ-MCOND MAXIMA::LOGX1 MAXIMA::SIMPLIM%UNIT_STEP │ │ │ │ - MAXIMA::PART* MAXIMA::GFACT MAXIMA::DSKSETUP │ │ │ │ + MAXIMA::MSZ-MCOND MAXIMA::SIMPLIM%UNIT_STEP MAXIMA::PART* │ │ │ │ + MAXIMA::LOGX1 MAXIMA::GFACT MAXIMA::DSKSETUP │ │ │ │ MAXIMA::BOOL-CHECKED-MFUNCALL MAXIMA::SP2DIFF2 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD NUMBERP (BIGFLOAT))| │ │ │ │ MAXIMA::WTPCTIMES MAXIMA::DEF-BREAK MAXIMA::PUT-TRACE-INFO │ │ │ │ MAXIMA::MSZ-MDO MAXIMA::LIN-VAR-FIND │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAX-EXPONENT (COMMON-LISP:COMPLEX))| │ │ │ │ MAXIMA::DIAGLIZE1 MAXIMA::EXTRACT-INDICES MAXIMA::PCSUB │ │ │ │ - MAXIMA::BADFUNCHK MAXIMA::TRACE-ENTER-BREAK │ │ │ │ - BIGFLOAT::|(PCL::FAST-METHOD TAN (NUMBER))| MAXIMA::FINDEXPON │ │ │ │ - MAXIMA::GF-MATADD2 MAXIMA::MABS-SUBST MAXIMA::TRACEMOD1 │ │ │ │ - MAXIMA::SIMP-KRON-DELTA MAXIMA::GF-JACOBI │ │ │ │ - MAXIMA::ALT-FORMAT-PROMPT MAXIMA::META-PUTPROP │ │ │ │ - MAXIMA::GATHER-ARGS-OF MAXIMA::BEZOUT-IMPL MAXIMA::FIND-CF1 │ │ │ │ + MAXIMA::BADFUNCHK MAXIMA::TRACE-ENTER-BREAK MAXIMA::FINDEXPON │ │ │ │ + BIGFLOAT::|(PCL::FAST-METHOD TAN (NUMBER))| MAXIMA::GF-MATADD2 │ │ │ │ + MAXIMA::MABS-SUBST MAXIMA::TRACEMOD1 MAXIMA::SIMP-KRON-DELTA │ │ │ │ + MAXIMA::GF-JACOBI MAXIMA::ALT-FORMAT-PROMPT │ │ │ │ + MAXIMA::META-PUTPROP MAXIMA::GATHER-ARGS-OF MAXIMA::FIND-CF1 │ │ │ │ + MAXIMA::BEZOUT-IMPL │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD COMPLEXP (COMPLEX-BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %PI (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::ALGTRACE-IMPL MAXIMA::COLLECT-LIST-EXPANDER │ │ │ │ MAXIMA::MBIND-DOIT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD COMPLEXP (COMMON-LISP:COMPLEX))| │ │ │ │ MAXIMA::TEX-MBOX MAXIMA::TR-MPROG-BODY MAXIMA::DLQF │ │ │ │ MAXIMA::LIMIT-CONTEXT MAXIMA::SPC5 MAXIMA::PINTERP │ │ │ │ MAXIMA::PSCOEF MAXIMA::DISREP-MONOM │ │ │ │ BIGFLOAT::CHECK-LAMBERT-W-K MAXIMA::PART*-NOT-MTIMES │ │ │ │ MAXIMA::POISMERGES MAXIMA::DIMCHECK MAXIMA::PSCOEFF1 │ │ │ │ - MAXIMA::LTY │ │ │ │ + MAXIMA::LTY MAXIMA::MSIZE-MATCHFIX │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %E (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::MSIZE-MATCHFIX MAXIMA::GETLABELS MAXIMA::MFACT │ │ │ │ - MAXIMA::SIMPPROD MAXIMA::SIMP-$IS MAXIMA::NISSEARCH │ │ │ │ + MAXIMA::GETLABELS MAXIMA::MFACT MAXIMA::SIMPPROD │ │ │ │ + MAXIMA::SIMP-$IS MAXIMA::NISSEARCH │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %PI (COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::TFGELI1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD COSH (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::STRICTLY-IN-INTERVAL MAXIMA::LUCAS-SEQUENCE │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %E (COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::TEX-BIGFLOAT MAXIMA::SMINMAX MAXIMA::GF-DLOG-NAIVE │ │ │ │ MAXIMA::SOLVE MAXIMA::DPDIF1 MAXIMA::SPLITPFQ MAXIMA::PUTPROP │ │ │ │ MAXIMA::GF-TRACE │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD REAL-VALUE (BIGFLOAT))| │ │ │ │ - MAXIMA::ROOTADDUP MAXIMA::FINDFUN MAXIMA::POWER-MOD-TAB │ │ │ │ + MAXIMA::FINDFUN MAXIMA::ROOTADDUP MAXIMA::POWER-MOD-TAB │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD COS (NUMBER))| MAXIMA::DISPFUN1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SIN (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-CHARFUN MAXIMA::NOUNLIMIT MAXIMA::TEX-RAT │ │ │ │ - MAXIMA::MAYBE-TEX-MEXPT-TRIG-LIKE MAXIMA::REPLACEROW │ │ │ │ + MAXIMA::REPLACEROW MAXIMA::MAYBE-TEX-MEXPT-TRIG-LIKE │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD NUMBERP (NUMBER))| │ │ │ │ MAXIMA::BAKALEVEL MAXIMA::RESULT1 MAXIMA::SWAP-ROWS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MINUSP (COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::NROOTS MAXIMA::DGRF MAXIMA::FACTPOWERSELECT │ │ │ │ MAXIMA::BIG-PRIME-VAR MAXIMA::ZEPOW MAXIMA::BOOLE-EVAL │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAXIMA::TO (COMMON-LISP:FLOAT))| │ │ │ │ - MAXIMA::ATOMCHK MAXIMA::MPUTPROP MAXIMA::TEX-NARY │ │ │ │ - MAXIMA::INSRT MAXIMA::SET-UP MAXIMA::RESULTANT-IMPL │ │ │ │ + MAXIMA::ATOMCHK MAXIMA::MPUTPROP MAXIMA::INSRT │ │ │ │ + MAXIMA::TEX-NARY MAXIMA::SET-UP MAXIMA::RESULTANT-IMPL │ │ │ │ MAXIMA::MSIZE-SPACEOUT MAXIMA::MSIZE-ARRAY MAXIMA::PARTITION │ │ │ │ MAXIMA::GF-EQUAL-DEGREE-FACTORS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD RATIONAL (REAL))| │ │ │ │ MAXIMA::TEX-CHOOSE MAXIMA::GET-LEXP MAXIMA::DSKDEFPROP │ │ │ │ MAXIMA::ZASSG MAXIMA::NISARGSCHECKER │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAX-EXPONENT (BIGFLOAT))| │ │ │ │ MAXIMA::SIMPLIM%FRESNEL_C MAXIMA::DECLVALUE MAXIMA::MKILL │ │ │ │ MAXIMA::MSZ-MDEF MAXIMA::PDIAG-ALL MAXIMA::SQFRNORM │ │ │ │ MAXIMA::COEFFP MAXIMA::SIMP-%AT MAXIMA::COEFFT │ │ │ │ MAXIMA::ZN-P-ERRCHK BIGFLOAT::RUNNING-ERROR-SUM │ │ │ │ - MAXIMA::KERNSUBST MAXIMA::ECM-SQUARE MAXIMA::SIMPGFACT │ │ │ │ + MAXIMA::KERNSUBST MAXIMA::SIMPGFACT MAXIMA::ECM-SQUARE │ │ │ │ MAXIMA::RESIDUE MAXIMA::TS-FORMULA │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ABS (NUMBER))| MAXIMA::TSDIFF │ │ │ │ MAXIMA::COEFVEC PREGEXP::PREGEXP-REPLACE* MAXIMA::ZFF │ │ │ │ MAXIMA::MSIZE-INFIX MAXIMA::$PRIMELMT MAXIMA::WWHIT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EXP (NUMBER))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD COS (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::MARK+0 MAXIMA::MULTIPLE-%PI │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD %PI (COMMON-LISP:FLOAT))| │ │ │ │ MAXIMA::GF-COMPOSE MAXIMA::RETFACTOR │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SINH (NUMBER))| │ │ │ │ MAXIMA::TMEXCHANGE MAXIMA::RATSUBST-IMPL │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SQRT (NUMBER))| MAXIMA::PSCSUBST │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PLUSP (COMMON-LISP:FLOAT))| │ │ │ │ - MAXIMA::*F-PRECOMP MAXIMA::SOLVENTH3 │ │ │ │ + MAXIMA::SOLVENTH3 MAXIMA::*F-PRECOMP │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MINUSP (BIGFLOAT))| │ │ │ │ MAXIMA::COERCE-REL MAXIMA::PRSNARY MAXIMA::INTERVAL2 │ │ │ │ MAXIMA::TRY-INTSUBS MAXIMA::TEX-MATCHFIX MAXIMA::PSDISEXCNT │ │ │ │ MAXIMA::SIMPLIM%LIMIT MAXIMA::PADE MAXIMA::PCSUBSTY │ │ │ │ - MAXIMA::POISMERGESX BIGFLOAT::HYPERGEOMETRIC-POLY-CASE │ │ │ │ - MAXIMA::POWERSET-SUBSET PREGEXP::PREGEXP-AT-WORD-BOUNDARY-P │ │ │ │ - MAXIMA::MONOMGCDCO │ │ │ │ + MAXIMA::POISMERGESX MAXIMA::MONOMGCDCO │ │ │ │ + BIGFLOAT::HYPERGEOMETRIC-POLY-CASE MAXIMA::POWERSET-SUBSET │ │ │ │ + PREGEXP::PREGEXP-AT-WORD-BOUNDARY-P │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ATANH (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::CHECKDERIV1 MAXIMA::MARK-0 MAXIMA::DIAGMATRIX │ │ │ │ MAXIMA::TMNOMOREUSE MAXIMA::GF-TRACE-POLY-F2 │ │ │ │ MAXIMA::FIXED-LENGTH-PARTITIONS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ACOS (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::ESTCHECK2 MAXIMA::PELSO1 MAXIMA::SIMP-MOR │ │ │ │ MAXIMA::MEMSIMILARL MAXIMA::GF-POW$ MAXIMA::EZGCD MAXIMA::TMS │ │ │ │ @@ -1569,27 +1574,27 @@ │ │ │ │ (COMMON-LISP::FUNCTION │ │ │ │ (COMMON-LISP::T COMMON-LISP::T COMMON-LISP::T │ │ │ │ COMMON-LISP::T) │ │ │ │ COMMON-LISP::T) │ │ │ │ MAXIMA::PINTERPOLATE5 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-= (NUMBER NUMBER))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-<= (BIGFLOAT BIGFLOAT))| │ │ │ │ - BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-> (COMMON-LISP:RATIONAL BIGFLOAT))| │ │ │ │ MAXIMA::ONE-STEP │ │ │ │ + BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-> (COMMON-LISP:RATIONAL BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-<= (COMMON-LISP:FLOAT COMMON-LISP:RATIONAL))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-< (COMMON-LISP:FLOAT COMMON-LISP:RATIONAL))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG->= (COMMON-LISP:RATIONAL COMMON-LISP:RATIONAL))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAKE-LOAD-FORM (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SP1ADDBUC MAXIMA::GF-DLOG-BABY-GIANT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-< (COMMON-LISP:RATIONAL BIGFLOAT))| │ │ │ │ MAXIMA::EPROGRATD │ │ │ │ MAXIMA::|(PCL::FAST-METHOD PLOT-PREAMBLE (XMAXIMA-PLOT T))| │ │ │ │ - MAXIMA::SETELMX-IMPL │ │ │ │ + MAXIMA::SETELMX-IMPL MAXIMA::REMOV2 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-> (COMMON-LISP:FLOAT BIGFLOAT))| │ │ │ │ - MAXIMA::REMOV2 MAXIMA::TEX-FUNCTION MAXIMA::OTRACEMOD │ │ │ │ + MAXIMA::TEX-FUNCTION MAXIMA::OTRACEMOD │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-LOG (NUMBER NUMBER))| │ │ │ │ MAXIMA::ZN-ORDER MAXIMA::RES MAXIMA::LAGRANGE3 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-COMPLEX (REAL REAL))| │ │ │ │ MAXIMA::DISCONTINUITIES-IN-INTERVAL MAXIMA::ONEN │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-- (NUMBER NUMBER))| │ │ │ │ MAXIMA::ZQ-AMM MAXIMA::CASE0 MAXIMA::EXPSI_SERIES │ │ │ │ MAXIMA::KILL2 MAXIMA::SPDERIVATIVE1 │ │ │ │ @@ -1635,15 +1640,15 @@ │ │ │ │ MAXIMA::GF-DLOG-RHO-BRENT MAXIMA::POWEROFX │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG->= (COMMON-LISP:RATIONAL BIGFLOAT))| │ │ │ │ MAXIMA::TEX-LIST MAXIMA::FLOAT-NEWTON │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-< (BIGFLOAT COMMON-LISP:FLOAT))| │ │ │ │ MAXIMA::COEFFRET MAXIMA::FANCYPOIS1C MAXIMA::WTPCTIMES1 │ │ │ │ MAXIMA::|(PCL::FAST-METHOD PLOT-PREAMBLE (GNUPLOT-PLOT T))| │ │ │ │ MAXIMA::GENNEGS MAXIMA::ATOMAT MAXIMA::GF-MULT-TABLE │ │ │ │ - MAXIMA::TIMER-MLIST MAXIMA::ILT0 MAXIMA::KILL3 MAXIMA::PJAC │ │ │ │ + MAXIMA::ILT0 MAXIMA::TIMER-MLIST MAXIMA::KILL3 MAXIMA::PJAC │ │ │ │ MAXIMA::FANCYPOIS1S │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG->= (COMMON-LISP:FLOAT BIGFLOAT))| │ │ │ │ MAXIMA::CASE1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PRINT-OBJECT (BIGFLOAT T))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PRINT-OBJECT (COMPLEX-BIGFLOAT T))| │ │ │ │ MAXIMA::NEWMAT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG->= (BIGFLOAT COMMON-LISP:RATIONAL))| │ │ │ │ @@ -1652,31 +1657,31 @@ │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD DESCRIBE-OBJECT (BIGFLOAT T))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD RANDOM (COMMON-LISP:FLOAT))| │ │ │ │ MAXIMA::TMLIN-IMPL MAXIMA::MRV-REWRITE MAXIMA::MDEFCHK │ │ │ │ MAXIMA::GF-AMM │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-ATAN (REAL REAL))| │ │ │ │ MAXIMA::DLOG-RHO │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-<= (BIGFLOAT COMMON-LISP:FLOAT))| │ │ │ │ - MAXIMA::PTPT-SUBTRACT-POWERED-PRODUCT MAXIMA::ECM-PRODUCT │ │ │ │ - MAXIMA::MAND/MOR_TR MAXIMA::PSDP2 MAXIMA::LIMCP │ │ │ │ + MAXIMA::PTPT-SUBTRACT-POWERED-PRODUCT MAXIMA::MAND/MOR_TR │ │ │ │ + MAXIMA::ECM-PRODUCT MAXIMA::PSDP2 MAXIMA::LIMCP │ │ │ │ MAXIMA::COMPLEXITY/COL MAXIMA::COMPLETEVECTOR MAXIMA::EXTEND │ │ │ │ MAXIMA::MERGE-SOL-LIN-Z MAXIMA::RISPLIT-EXPT-GENERAL-FORM │ │ │ │ MAXIMA::PARSE-INTEGRAND MAXIMA::SIMPSUM1 MAXIMA::SOLCOEF │ │ │ │ MAXIMA::MAYBE-BREAK MAXIMA::SP1SINCOS1 │ │ │ │ MAXIMA::INITIAL-ANALYSIS MAXIMA::*F-PRIM-P-1 │ │ │ │ MAXIMA::GF-NORMAL-BASIS-REP │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG->= (BIGFLOAT BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-< (BIGFLOAT COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::ZQ-NRT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-> (COMMON-LISP:RATIONAL COMMON-LISP:FLOAT))| │ │ │ │ MAXIMA::SOLVEX MAXIMA::MARRAYSET-GENSUB MAXIMA::ZFACT │ │ │ │ MAXIMA::EVERYPTERMS1 MAXIMA::SOLVE-A*F^N+B1 │ │ │ │ MAXIMA::RESPROG0 MAXIMA::COEFFTT MAXIMA::BF-CDIVID-SL │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EXPT (NUMBER NUMBER))| │ │ │ │ - MAXIMA::FACT2Z MAXIMA::MONICGCD MAXIMA::MSIZE-FUNCTION │ │ │ │ + MAXIMA::MONICGCD MAXIMA::FACT2Z MAXIMA::MSIZE-FUNCTION │ │ │ │ MAXIMA::PSTIMES*2 MAXIMA::COMPATVARL MAXIMA::COMDENOM1 │ │ │ │ MAXIMA::POLES-IN-INTERVAL MAXIMA::SIGNDIS3 MAXIMA::GF-ORD │ │ │ │ MAXIMA::DLOG-BABY-GIANT MAXIMA::CPTOMEXP MAXIMA::CPTOM │ │ │ │ MAXIMA::MATOUT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG->= (COMMON-LISP:FLOAT COMMON-LISP:FLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-> (COMMON-LISP:RATIONAL COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::ZN-PRIMROOT-P │ │ │ │ @@ -1711,16 +1716,16 @@ │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION │ │ │ │ (COMMON-LISP::T COMMON-LISP::T COMMON-LISP::T │ │ │ │ COMMON-LISP::T COMMON-LISP::T) │ │ │ │ COMMON-LISP::T) │ │ │ │ MAXIMA::MOSTPART BIGFLOAT::RUNNING-ERROR-HYPERGEOMETRIC │ │ │ │ MAXIMA::LAMBDA-WITH-FREE-VARS MAXIMA::TMUNPIVOT │ │ │ │ - MAXIMA::SLOW-OSCILLATION-P MAXIMA::ZGCD-LIFT* │ │ │ │ - MAXIMA::EMATRIX-IMPL │ │ │ │ + MAXIMA::SLOW-OSCILLATION-P MAXIMA::EMATRIX-IMPL │ │ │ │ + MAXIMA::ZGCD-LIFT* │ │ │ │ MAXIMA::|(PCL::FAST-METHOD PLOT-SHIPOUT (GNUPLOT-PLOT T))| │ │ │ │ MAXIMA::SIGNDIS2 MAXIMA::EZ1CALL MAXIMA::EXPEXP-FUNS │ │ │ │ MAXIMA::XRUTOUT MAXIMA::REMOVE1 MAXIMA::SUBSTPART-TRANSLATION │ │ │ │ MAXIMA::PSDP1 MAXIMA::TMINOR MAXIMA::TRUFAC │ │ │ │ MAXIMA::GF-POWER-TABLE MAXIMA::EXPCOT-FUNS MAXIMA::SPARSE-LIFT │ │ │ │ MAXIMA::CPA-INDETERM MAXIMA::MDEFARRAY MAXIMA::DECOMP-TRACE │ │ │ │ MAXIMA::FANCYPOISSUBST MAXIMA::QUAD_ARGUMENT_CHECK │ │ │ │ @@ -1905,45 +1910,45 @@ │ │ │ │ MAXIMA::RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ MAXIMA::SIMP-%INVERSE_JACOBI_DS PREGEXP::PREGEXP-READ-PATTERN │ │ │ │ MAXIMA::TRIG-CONST MAXIMA::INTSC MAXIMA::STEP4-A │ │ │ │ MAXIMA::MSIZE-MLABEL MAXIMA::SIMPLIM%IMAGPART │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD CIS (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EPSILON (BIGFLOAT))| │ │ │ │ MAXIMA::MSIZE-POSTFIX MAXIMA::SIMP-%JACOBI_ND │ │ │ │ - MAXIMA::SIMPBINOCOEF MAXIMA::F2P105V2COND MAXIMA::SP2INTEG13 │ │ │ │ - MAXIMA::SIMP-%ERF MAXIMA::SIMP-%ACSC MAXIMA::SIMP-%JACOBI_SN │ │ │ │ - MAXIMA::EXPAND1 MAXIMA::LOGCPI BIGFLOAT::RUNNING-ERROR-EVAL │ │ │ │ - MAXIMA::SIMP-BELLN MAXIMA::EXPFACTOR MAXIMA::F2P105V2COND-SIMP │ │ │ │ - MAXIMA::STEP7 MAXIMA::INTI MAXIMA::SIMP-%EXPINTEGRAL_SI │ │ │ │ + MAXIMA::SIMPBINOCOEF MAXIMA::SP2INTEG13 MAXIMA::SIMP-%ERF │ │ │ │ + MAXIMA::F2P105V2COND MAXIMA::SIMP-%ACSC │ │ │ │ + MAXIMA::SIMP-%JACOBI_SN MAXIMA::EXPAND1 MAXIMA::LOGCPI │ │ │ │ + BIGFLOAT::RUNNING-ERROR-EVAL MAXIMA::SIMP-BELLN │ │ │ │ + MAXIMA::EXPFACTOR MAXIMA::F2P105V2COND-SIMP MAXIMA::STEP7 │ │ │ │ + MAXIMA::INTI MAXIMA::SIMP-%EXPINTEGRAL_SI │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD COSH (BIGFLOAT))| │ │ │ │ MAXIMA::SIMPLIM%ERF_GENERALIZED MAXIMA::SP3SUBST │ │ │ │ MAXIMA::SIMP-LOG-GAMMA │ │ │ │ MAXIMA::SIMP-%BETA_INCOMPLETE_GENERALIZED │ │ │ │ - MAXIMA::HYPERTRIGINT1 MAXIMA::POLYINX MAXIMA::ERFGAMNUMRED │ │ │ │ - MAXIMA::SIMP-%INVERSE_JACOBI_DC MAXIMA::SIMPMATRIX │ │ │ │ - MAXIMA::SIMPLIMSC MAXIMA::POWERSERIES-IMPL │ │ │ │ + MAXIMA::HYPERTRIGINT1 MAXIMA::POLYINX │ │ │ │ + MAXIMA::SIMP-%INVERSE_JACOBI_DC MAXIMA::ERFGAMNUMRED │ │ │ │ + MAXIMA::SIMPMATRIX MAXIMA::SIMPLIMSC MAXIMA::POWERSERIES-IMPL │ │ │ │ MAXIMA::SIMPLIM%BESSEL_J MAXIMA::SIMP-%SEC │ │ │ │ MAXIMA::SIMP-STIRLING2 MAXIMA::SIMP-%TANH MAXIMA::MTORAT │ │ │ │ MAXIMA::LAPLACE-IMPL MAXIMA::MSZ-MPLUS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ABS (BIGFLOAT))| │ │ │ │ - MAXIMA::MSIZE-NOFIX │ │ │ │ + MAXIMA::MSIZE-NOFIX MAXIMA::SIMP-CONJUGATE │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-ATAN (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::SIMP-CONJUGATE MAXIMA::SIMP-%ACOSH MAXIMA::SIMP-%CSC │ │ │ │ - MAXIMA::TEX-PAREN MAXIMA::THNO35 MAXIMA::SIMPLIM%ROUND │ │ │ │ - MAXIMA::RADLIM MAXIMA::SIMP-%EXPINTEGRAL_CHI │ │ │ │ - MAXIMA::SIMP-%CARLSON_RF MAXIMA::BETA-EXPAND-ADD-INTEGER │ │ │ │ + MAXIMA::SIMP-%ACOSH MAXIMA::SIMP-%CSC MAXIMA::TEX-PAREN │ │ │ │ + MAXIMA::THNO35 MAXIMA::SIMPLIM%ROUND MAXIMA::RADLIM │ │ │ │ + MAXIMA::SIMP-%EXPINTEGRAL_CHI MAXIMA::SIMP-%CARLSON_RF │ │ │ │ + MAXIMA::BETA-EXPAND-ADD-INTEGER │ │ │ │ MAXIMA::SIMPLIM%EXPINTEGRAL_CHI MAXIMA::REFLECT0 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-FFLOOR (BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-%ASEC │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SINH (BIGFLOAT))| │ │ │ │ - MAXIMA::GF-MATADD MAXIMA::TEX-INFIX │ │ │ │ + MAXIMA::GF-MATADD MAXIMA::TEX-INFIX MAXIMA::SIMP-%JACOBI_AM │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD MAXIMA::TO (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::SIMP-%JACOBI_AM MAXIMA::SIMP-%ATAN │ │ │ │ - MAXIMA::SIMP-%EXPINTEGRAL_LI MAXIMA::SIMPNCEXPT │ │ │ │ - MAXIMA::F24P146TEST │ │ │ │ + MAXIMA::SIMP-%ATAN MAXIMA::SIMP-%EXPINTEGRAL_LI │ │ │ │ + MAXIMA::SIMPNCEXPT MAXIMA::F24P146TEST │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ADD1 (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-%GAMMA_INCOMPLETE_GENERALIZED │ │ │ │ MAXIMA::RESIDUE-IMPL MAXIMA::CTPJAC MAXIMA::SIMP-LAMBERTW │ │ │ │ MAXIMA::SIMP-%CARLSON_RD MAXIMA::SIMPLIM%EXPINTEGRAL_LI │ │ │ │ MAXIMA::SIMP-EXP MAXIMA::SIMP-%COTH MAXIMA::SIMPLIM%ASIN │ │ │ │ MAXIMA::SIMP-%INVERSE_JACOBI_SD MAXIMA::LT-EXP │ │ │ │ MAXIMA::SIMPLIM%ACOS MAXIMA::SIMP-%EXPINTEGRAL_SHI │ │ │ │ @@ -1980,21 +1985,22 @@ │ │ │ │ MAXIMA::INT-DIFF-SUBSTITUTE MAXIMA::ERFRED MAXIMA::LT1LSTRUVE │ │ │ │ MAXIMA::SIMPABS MAXIMA::EXPAND-TRIG-OF-SUM MAXIMA::SIMP-%COT │ │ │ │ MAXIMA::DIONARGHYP MAXIMA::SIMP-%ATANH MAXIMA::STEP4 │ │ │ │ MAXIMA::SIMP-%FRESNEL_S MAXIMA::TEX-SQRT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD CONJUGATE (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-MOEBIUS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-COMPLEX (BIGFLOAT))| │ │ │ │ - MAXIMA::LEGF36 MAXIMA::SIMP-SQRT │ │ │ │ + MAXIMA::SIMP-SQRT MAXIMA::LEGF36 │ │ │ │ MAXIMA::SIMPLIM%EXPINTEGRAL_EI MAXIMA::SPLIT-GAMMA-2 │ │ │ │ + MAXIMA::SIMP-CEILING │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD RATIONALIZE (REAL))| │ │ │ │ - MAXIMA::SIMP-CEILING MAXIMA::SIMP-%JACOBI_DC MAXIMA::SUBST1 │ │ │ │ - MAXIMA::THREAD MAXIMA::SIMP-MULTIPLE-VALUES MAXIMA::SP2INTEG │ │ │ │ - MAXIMA::ARCHK MAXIMA::SUBSC MAXIMA::SIMP-%ELLIPTIC_KC │ │ │ │ - MAXIMA::LEGF24 MAXIMA::SIMP-%INVERSE_JACOBI_CN MAXIMA::CONFL │ │ │ │ + MAXIMA::SIMP-%JACOBI_DC MAXIMA::SUBST1 MAXIMA::THREAD │ │ │ │ + MAXIMA::SIMP-MULTIPLE-VALUES MAXIMA::SIMP-%ELLIPTIC_KC │ │ │ │ + MAXIMA::SP2INTEG MAXIMA::ARCHK MAXIMA::SUBSC │ │ │ │ + MAXIMA::SIMP-%INVERSE_JACOBI_CN MAXIMA::LEGF24 MAXIMA::CONFL │ │ │ │ MAXIMA::SIMPLIM%AIRY_DBI MAXIMA::SIMPLIM%CEILING │ │ │ │ MAXIMA::LT1YREF MAXIMA::LI-ASYMPTOTIC-EXPANSION │ │ │ │ MAXIMA::SIMPLIM%ZETA MAXIMA::SIMPNCT MAXIMA::SIMPLIM%AIRY_BI │ │ │ │ MAXIMA::2F1POLYS MAXIMA::SIMP-%SINH MAXIMA::COEFF │ │ │ │ MAXIMA::GERED1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EPSILON (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::LHOSPITAL MAXIMA::STEP7-CORE MAXIMA::THNO33 │ │ │ │ @@ -2002,85 +2008,87 @@ │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-DIVIDE (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMPLIM%INVERSE_ERFC MAXIMA::SIMP-%INVERSE_ERFC │ │ │ │ MAXIMA::CDINF │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-FTRUNCATE (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD FLOAT-SIGN (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-MINUS (BIGFLOAT))| │ │ │ │ MAXIMA::HYP-INTEGRAL-3 MAXIMA::SIMP-%STRUVE_H MAXIMA::LAPTIMES │ │ │ │ - MAXIMA::SIMP-%HANKEL_1 MAXIMA::SIMP-%SIN MAXIMA::P-COEF-X │ │ │ │ - MAXIMA::TRY-LHOSPITAL-QUIT MAXIMA::THNO34 MAXIMA::TEX-CUBRT │ │ │ │ - MAXIMA::SIMP-%INVERSE_JACOBI_DN MAXIMA::GERED2 │ │ │ │ - MAXIMA::SIMPLIM%AIRY_AI MAXIMA::TEX-MLABEL MAXIMA::HTJORY │ │ │ │ - MAXIMA::TEX-GAMMA MAXIMA::SIMP-%CSCH MAXIMA::SIMPINTEG │ │ │ │ - PREGEXP::PREGEXP-READ-ESCAPED-NUMBER │ │ │ │ + MAXIMA::SIMP-%HANKEL_1 MAXIMA::SIMP-%SIN │ │ │ │ + MAXIMA::TRY-LHOSPITAL-QUIT MAXIMA::P-COEF-X MAXIMA::THNO34 │ │ │ │ + MAXIMA::TEX-CUBRT MAXIMA::SIMP-%INVERSE_JACOBI_DN │ │ │ │ + MAXIMA::SIMPLIM%AIRY_AI MAXIMA::GERED2 MAXIMA::TEX-MLABEL │ │ │ │ + MAXIMA::HTJORY MAXIMA::TEX-GAMMA MAXIMA::SIMP-%CSCH │ │ │ │ + MAXIMA::SIMPINTEG PREGEXP::PREGEXP-READ-ESCAPED-NUMBER │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ABS (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-%INVERSE_JACOBI_NC MAXIMA::TIMESIN │ │ │ │ MAXIMA::SIMP-%INVERSE_JACOBI_CD MAXIMA::SIMP-%ELLIPTIC_EU │ │ │ │ MAXIMA::SIMPLIM%REALPART MAXIMA::SIMP-%INVERSE_JACOBI_SC │ │ │ │ - MAXIMA::SIMP-GENERALIZED-LAMBERTW MAXIMA::INTSUBS │ │ │ │ - PREGEXP::PREGEXP-READ-CHAR-LIST MAXIMA::BETA-INCOMPLETE │ │ │ │ + MAXIMA::SIMP-GENERALIZED-LAMBERTW MAXIMA::BETA-INCOMPLETE │ │ │ │ + MAXIMA::INTSUBS PREGEXP::PREGEXP-READ-CHAR-LIST │ │ │ │ MAXIMA::F24P146 MAXIMA::MSIZE-PREFIX │ │ │ │ MAXIMA::CALL-WITH-SAFE-RECURSION │ │ │ │ MAXIMA::SIMPLIM%GAMMA_INCOMPLETE MAXIMA::SIMPLIM$MIN │ │ │ │ MAXIMA::SIMP-MNOT MAXIMA::SIMPLIM%ATAN │ │ │ │ PREGEXP::PREGEXP-READ-SUBPATTERN MAXIMA::WHOLE-INTSUBS │ │ │ │ MAXIMA::SIMP-%AIRY_DBI MAXIMA::GEREDF MAXIMA::LT1J^2 │ │ │ │ MAXIMA::SIMP-%INVERSE_JACOBI_NS │ │ │ │ - MAXIMA::LT1GAMMA-INCOMPLETE-LOWER MAXIMA::SP2DIFF1 │ │ │ │ + MAXIMA::LT1GAMMA-INCOMPLETE-LOWER │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-LOG (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::TEX-PREFIX MAXIMA::SIMP-%STRUVE_L │ │ │ │ + MAXIMA::SP2DIFF1 MAXIMA::TEX-PREFIX MAXIMA::SIMP-%STRUVE_L │ │ │ │ + MAXIMA::SIMPLIM%EXPINTEGRAL_SI │ │ │ │ MAXIMA::USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ - MAXIMA::SIMPLIM%EXPINTEGRAL_SI MAXIMA::POISSUBSTCO │ │ │ │ - MAXIMA::LEGF16 BIGFLOAT::BF-RG MAXIMA::SIMP-%BESSEL_K │ │ │ │ - MAXIMA::SIMPLIM%FLOOR MAXIMA::SIMP-IMAGPART │ │ │ │ - MAXIMA::SIMP-%INVERSE_JACOBI_ND MAXIMA::SIMP-%FRESNEL_C │ │ │ │ - MAXIMA::HYP-ATANH MAXIMA::SIMP-%ELLIPTIC_E MAXIMA::FPROG │ │ │ │ - MAXIMA::SIMP-%COSH MAXIMA::SIMP-CABS MAXIMA::WTM │ │ │ │ - MAXIMA::TRIG-LOG-1-NEG MAXIMA::PGATHERCOEF │ │ │ │ - MAXIMA::SAME-SHEET-SUBS MAXIMA::SIMP-%CARLSON_RJ │ │ │ │ - MAXIMA::SIMPEXPT MAXIMA::SIMPLIM%INVERSE_ERF MAXIMA::ZTORAT │ │ │ │ - MAXIMA::SIMP-%ASECH MAXIMA::SIMPLIM%BESSEL_I │ │ │ │ + MAXIMA::POISSUBSTCO MAXIMA::LEGF16 BIGFLOAT::BF-RG │ │ │ │ + MAXIMA::SIMP-%BESSEL_K MAXIMA::SIMPLIM%FLOOR │ │ │ │ + MAXIMA::SIMP-IMAGPART MAXIMA::SIMP-%INVERSE_JACOBI_ND │ │ │ │ + MAXIMA::SIMP-%FRESNEL_C MAXIMA::HYP-ATANH │ │ │ │ + MAXIMA::SIMP-%ELLIPTIC_E MAXIMA::FPROG MAXIMA::SIMP-%COSH │ │ │ │ + MAXIMA::SIMP-CABS MAXIMA::WTM MAXIMA::TRIG-LOG-1-NEG │ │ │ │ + MAXIMA::PGATHERCOEF MAXIMA::SAME-SHEET-SUBS │ │ │ │ + MAXIMA::SIMP-%CARLSON_RJ MAXIMA::SIMPEXPT │ │ │ │ + MAXIMA::SIMPLIM%INVERSE_ERF MAXIMA::ZTORAT MAXIMA::SIMP-%ASECH │ │ │ │ + MAXIMA::SIMPLIM%BESSEL_I │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TANH (BIGFLOAT))| │ │ │ │ MAXIMA::TRACE-ENTER-PRINT MAXIMA::SIMP-%AIRY_BI │ │ │ │ MAXIMA::TEX-MPLUS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-FCEILING (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD REALPART (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMPATAN2 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ASIN (BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-%ZETA MAXIMA::LHOSPITAL-CATCH MAXIMA::SIMPLN │ │ │ │ MAXIMA::SUBST-IF-NOT-FREEOF MAXIMA::SUBFTAKE MAXIMA::SIMPLIMLN │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-MINUS (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::LIMIT-NUMDEN │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD IMAGPART (BIGFLOAT))| │ │ │ │ - MAXIMA::LEGF20 BIGFLOAT::1F1-DOWNWARD-RECURSION MAXIMA::LT1J │ │ │ │ - MAXIMA::RECTZTO%PI2 MAXIMA::MRV-REWRITE-LOGS │ │ │ │ + MAXIMA::LEGF20 BIGFLOAT::1F1-DOWNWARD-RECURSION │ │ │ │ + MAXIMA::MRV-REWRITE-LOGS MAXIMA::RECTZTO%PI2 │ │ │ │ MAXIMA::SIMP-DIVISORS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SUB1 (COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::BYDIF MAXIMA::TAN-PLUS MAXIMA::SIMP-%BESSEL_J │ │ │ │ - MAXIMA::CREATE-POLY MAXIMA::SIMPBIGFLOAT MAXIMA::DESMJY │ │ │ │ - MAXIMA::LAPERF BIGFLOAT::BF-RD MAXIMA::RATLOG │ │ │ │ - MAXIMA::LIMIT-SUBS MAXIMA::SIMPLIM$PSI │ │ │ │ + MAXIMA::LT1J MAXIMA::BYDIF MAXIMA::TAN-PLUS │ │ │ │ + MAXIMA::SIMP-%BESSEL_J MAXIMA::CREATE-POLY │ │ │ │ + MAXIMA::SIMPBIGFLOAT MAXIMA::DESMJY MAXIMA::LAPERF │ │ │ │ + BIGFLOAT::BF-RD MAXIMA::RATLOG MAXIMA::SIMPLIM$PSI │ │ │ │ + MAXIMA::LIMIT-SUBS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PHASE (COMPLEX-BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ATANH (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD DECODE-FLOAT (BIGFLOAT))| │ │ │ │ MAXIMA::%FIND-ROOT MAXIMA::ELLIPTIC-PI MAXIMA::MAKE-TRACE-HOOK │ │ │ │ MAXIMA::F29P146TEST MAXIMA::COLEXPT MAXIMA::SPLIT-GAMMA-1 │ │ │ │ MAXIMA::SIMP-%ERFI │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD CONJUGATE (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD INTEGER-DECODE-FLOAT (BIGFLOAT))| │ │ │ │ - MAXIMA::SUBSTINT MAXIMA::F50COND │ │ │ │ + MAXIMA::SUBSTINT MAXIMA::F50COND MAXIMA::BEHAVIOR │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ADD1 (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-DIVIDE (BIGFLOAT))| │ │ │ │ - MAXIMA::BEHAVIOR MAXIMA::GF-MINPOLY INTL::READ-NESTED-COMMENT │ │ │ │ + MAXIMA::GF-MINPOLY INTL::READ-NESTED-COMMENT │ │ │ │ MAXIMA::HYPERGEOMETRIC-POLY-CASE MAXIMA::TEX-POSTFIX │ │ │ │ MAXIMA::F35P147 BIGFLOAT::|(PCL::FAST-METHOD EXP (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SQRT (BIGFLOAT))| │ │ │ │ - BIGFLOAT::|(PCL::FAST-METHOD ASINH (BIGFLOAT))| │ │ │ │ - MAXIMA::SIMP-%JACOBI_CS MAXIMA::SIMP-%ELLIPTIC_PI │ │ │ │ - MAXIMA::APPLY1 MAXIMA::SIMPFACT MAXIMA::SIMP-%JACOBI_NS │ │ │ │ + MAXIMA::SIMP-%ELLIPTIC_PI MAXIMA::SIMP-%JACOBI_CS │ │ │ │ + BIGFLOAT::|(PCL::FAST-METHOD ASINH (BIGFLOAT))| MAXIMA::APPLY1 │ │ │ │ + MAXIMA::SIMPFACT MAXIMA::SIMP-%JACOBI_NS │ │ │ │ MAXIMA::BETA-INCOMPLETE-EXPAND-NEGATIVE-INTEGER │ │ │ │ MAXIMA::SCE-INT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD PHASE (BIGFLOAT))| MAXIMA::DESJY │ │ │ │ MAXIMA::SIMP-%BESSEL_I MAXIMA::SIMPLIMIT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-LOG (BIGFLOAT))| │ │ │ │ MAXIMA::DPROG │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD UNARY-FLOOR (BIGFLOAT))| │ │ │ │ @@ -2091,49 +2099,50 @@ │ │ │ │ MAXIMA::LEGPOL-CORE MAXIMA::SIMP-%GAMMA_INCOMPLETE_REGULARIZED │ │ │ │ MAXIMA::SIMP-%EXPINTEGRAL_EI MAXIMA::SIMP-TRUNCATE │ │ │ │ MAXIMA::SP1SINTCOS MAXIMA::MARRAYREF-GENSUB MAXIMA::SIMP-%TAN │ │ │ │ MAXIMA::MEQP-BY-CSIGN PREGEXP::PREGEXP-READ-PIECE │ │ │ │ MAXIMA::SIMP-%ASIN MAXIMA::SIMPMIN MAXIMA::SLOMMELTJANDY │ │ │ │ MAXIMA::PGCDA MAXIMA::APPLY2 MAXIMA::GF-MATMULT │ │ │ │ MAXIMA::SIMPQUOT MAXIMA::MSIZE-PAREN MAXIMA::LEGFUN │ │ │ │ - MAXIMA::MEMSIMILAR MAXIMA::SIMP-%ACOTH │ │ │ │ - MAXIMA::SIMP-%EXPINTEGRAL_CI MAXIMA::ARRFUNCALL MAXIMA::NEWGCD │ │ │ │ - MAXIMA::MAPPLY MAXIMA::INTSC1 MAXIMA::SIMP-STIRLING1 │ │ │ │ + MAXIMA::MEMSIMILAR MAXIMA::SIMP-%ACOTH MAXIMA::ARRFUNCALL │ │ │ │ + MAXIMA::SIMP-%EXPINTEGRAL_CI MAXIMA::NEWGCD MAXIMA::MAPPLY │ │ │ │ + MAXIMA::INTSC1 MAXIMA::SIMP-STIRLING1 │ │ │ │ PREGEXP::PREGEXP-READ-BRANCH │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ONE-ARG-ATAN (BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-%DOUBLE_FACTORIAL MAXIMA::LIMIT1 │ │ │ │ MAXIMA::SIMP-%EXPINTEGRAL_E MAXIMA::PGCDP MAXIMA::INTSC0 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ZEROP (BIGFLOAT))| │ │ │ │ BIGFLOAT::BF-RF MAXIMA::SIMPLIM%ERFI MAXIMA::SIMPTIMES │ │ │ │ MAXIMA::LAGPOL │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SQRT (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-%ELLIPTIC_EC MAXIMA::SIMPGAMMA │ │ │ │ + MAXIMA::SIMP-%JACOBI_SD │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD REALPART (BIGFLOAT))| │ │ │ │ - MAXIMA::SIMP-%JACOBI_SD MAXIMA::SIMPLIM%EXPINTEGRAL_SHI │ │ │ │ + MAXIMA::SIMPLIM%EXPINTEGRAL_SHI │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD IMAGPART (COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMP-%JACOBI_SC MAXIMA::MUL3 MAXIMA::SIMP-%JACOBI_DN │ │ │ │ MAXIMA::SIMPLIM%EXPINTEGRAL_E1 MAXIMA::DISTRESTOREX │ │ │ │ MAXIMA::TEX-DERIVATIVE MAXIMA::TRACE-EXIT-PRINT │ │ │ │ MAXIMA::SIMP-%INVERSE_ERF MAXIMA::SIMP-%INVERSE_JACOBI_CS │ │ │ │ BIGFLOAT::BF-ELLIPTIC-PI MAXIMA::MSIZE-MMINUS MAXIMA::RATCOEFF │ │ │ │ MAXIMA::SIMP-NUMMOD │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD SUB1 (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EPSILON (COMMON-LISP:COMPLEX))| │ │ │ │ MAXIMA::SIMP-%AIRY_DAI │ │ │ │ MAXIMA::USE-RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ MAXIMA::CSEMIUP MAXIMA::SIMP-%JACOBI_CD MAXIMA::SUBSTL │ │ │ │ MAXIMA::GF-EVAL MAXIMA::SIMPLIM%CONJUGATE │ │ │ │ + MAXIMA::SIMPLIM%BESSEL_Y │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ACOSH (BIGFLOAT))| │ │ │ │ - MAXIMA::SIMPLIM%BESSEL_Y MAXIMA::SIMP-%INVERSE_JACOBI_SN │ │ │ │ - MAXIMA::RESTOREX MAXIMA::FILTER-SUM MAXIMA::SIMP-MIN │ │ │ │ - MAXIMA::SIMPDERIV MAXIMA::TEX-NOFIX MAXIMA::SIMPSIGNUM │ │ │ │ - MAXIMA::LT1HSTRUVE MAXIMA::POWERSERIES MAXIMA::SRATSUBST │ │ │ │ - MAXIMA::ERFGAMMARED MAXIMA::SIMP-%CARLSON_RC │ │ │ │ - MAXIMA::SIMPLIM%SIGNUM MAXIMA::HGFSIMP │ │ │ │ - MAXIMA::SIMP-%BETA_INCOMPLETE_REGULARIZED │ │ │ │ + MAXIMA::SIMP-%INVERSE_JACOBI_SN MAXIMA::RESTOREX │ │ │ │ + MAXIMA::FILTER-SUM MAXIMA::SIMP-MIN MAXIMA::SIMPDERIV │ │ │ │ + MAXIMA::TEX-NOFIX MAXIMA::SIMPSIGNUM MAXIMA::LT1HSTRUVE │ │ │ │ + MAXIMA::POWERSERIES MAXIMA::SRATSUBST MAXIMA::ERFGAMMARED │ │ │ │ + MAXIMA::SIMP-%CARLSON_RC MAXIMA::SIMPLIM%SIGNUM │ │ │ │ + MAXIMA::SIMP-%BETA_INCOMPLETE_REGULARIZED MAXIMA::HGFSIMP │ │ │ │ MAXIMA::SIMPLIM%EXPINTEGRAL_E MAXIMA::SIMPLIM%ATAN2)) │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION │ │ │ │ (COMMON-LISP::T COMMON-LISP::T COMMON-LISP::T │ │ │ │ COMMON-LISP::T) │ │ │ │ COMMON-LISP::*) │ │ │ │ @@ -2179,31 +2188,31 @@ │ │ │ │ MAXIMA::LAPEXPT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD INIT-LAMBERT-W-K (INTEGER COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::WTPTIMES1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-+ (COMPLEX-BIGFLOAT NUMBER))| │ │ │ │ MAXIMA::F83 MAXIMA::MEVALP2 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD FLOOR (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-* (COMPLEX-BIGFLOAT BIGFLOAT))| │ │ │ │ - BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-* (BIGFLOAT COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::DERIVAT │ │ │ │ + BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-* (BIGFLOAT COMMON-LISP:RATIONAL))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-- (BIGFLOAT BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-- (BIGFLOAT COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::SIMPSUM2 MAXIMA::F82 MAXIMA::FREESUM │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD FCEILING (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-* (BIGFLOAT BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TRUNCATE (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD FTRUNCATE (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-ATAN (BIGFLOAT BIGFLOAT))| │ │ │ │ MAXIMA::POLFOO │ │ │ │ MAXIMA::|(PCL::FAST-METHOD PRINT-OBJECT (MAXIMA-$ERROR T))| │ │ │ │ MAXIMA::WHITTEST │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-/ (BIGFLOAT COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::NUMJORY │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD ROUND (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD EXPT (NUMBER NUMERIC))| │ │ │ │ + MAXIMA::NUMJORY │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-+ (BIGFLOAT COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::LT1Q │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-ATAN (BIGFLOAT COMMON-LISP:FLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-+ (COMPLEX-BIGFLOAT BIGFLOAT))| │ │ │ │ MAXIMA::FINDPR │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-= (NUMBER BIGFLOAT))| │ │ │ │ MAXIMA::COT-TIMES │ │ │ │ @@ -2258,18 +2267,18 @@ │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-/ (BIGFLOAT BIGFLOAT))| │ │ │ │ MAXIMA::SPLIT-ATANH-1/K MAXIMA::METHOD-BY-LIMITS │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD FFLOOR (BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-COMPLEX (BIGFLOAT BIGFLOAT))| │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-+ (COMPLEX-BIGFLOAT COMPLEX-BIGFLOAT))| │ │ │ │ MAXIMA::GGRM1 MAXIMA::LISPM-MFUNCTION-CALL-AUX │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-- (BIGFLOAT COMMON-LISP:COMPLEX))| │ │ │ │ - MAXIMA::F16P217TEST MAXIMA::LAPSHIFT MAXIMA::LAPHSTEP │ │ │ │ + MAXIMA::F16P217TEST MAXIMA::LAPSHIFT │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-= (COMPLEX-BIGFLOAT COMPLEX-BIGFLOAT))| │ │ │ │ - MAXIMA::SER0 MAXIMA::TAYLIM MAXIMA::LDEFINT-IMPL │ │ │ │ - MAXIMA::TAN-TIMES MAXIMA::DILOG │ │ │ │ + MAXIMA::LAPHSTEP MAXIMA::SER0 MAXIMA::TAYLIM │ │ │ │ + MAXIMA::LDEFINT-IMPL MAXIMA::TAN-TIMES MAXIMA::DILOG │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-/ (COMPLEX-BIGFLOAT BIGFLOAT))| │ │ │ │ MAXIMA::CHANGEVAR-IMPL │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-/ (COMMON-LISP:COMPLEX BIGFLOAT))| │ │ │ │ BIGFLOAT::BF-RJ1 │ │ │ │ BIGFLOAT::|(PCL::FAST-METHOD TWO-ARG-- (BIGFLOAT COMMON-LISP:RATIONAL))| │ │ │ │ MAXIMA::F84)) │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ @@ -2658,81 +2667,80 @@ │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION (COMMON-LISP::T) COMMON-LISP::T) │ │ │ │ MAXIMA::NISREMLET MAXIMA::M2-EXP-TYPE-9-1 │ │ │ │ MAXIMA::RATDISREP-IMPL MAXIMA::TAGIRR MAXIMA::MIDOUT │ │ │ │ MAXIMA::GNUPLOT-PALETTE MAXIMA::FIND-FIRST-TRIGARG │ │ │ │ MAXIMA::BFLOAT-ERF MAXIMA::FINDSIGNOFACTORS │ │ │ │ - MAXIMA::GF_UNIT_P-IMPL MAXIMA::REMPROPCHK MAXIMA::NESTLEV │ │ │ │ - MAXIMA::DEFC MAXIMA::INTOFP MAXIMA::CONDENSESOLNL │ │ │ │ - MAXIMA::CHECK MAXIMA::GETLABCHARN MAXIMA::RGET │ │ │ │ + MAXIMA::GF_UNIT_P-IMPL MAXIMA::REMPROPCHK MAXIMA::DEFC │ │ │ │ + MAXIMA::NESTLEV MAXIMA::INTOFP MAXIMA::CHECK │ │ │ │ + MAXIMA::CONDENSESOLNL MAXIMA::GETLABCHARN MAXIMA::RGET │ │ │ │ MAXIMA::DCONV-$CRE MAXIMA::NEWVAR3 MAXIMA::INITIALIZERSMOSTLY │ │ │ │ - MAXIMA::SQCONT MAXIMA::EF_NORM-IMPL │ │ │ │ - MAXIMA::TOPLEVEL-MACSYMA-EVAL MAXIMA::FORM-MTIMES │ │ │ │ - MAXIMA::CHECKED-AND MAXIMA::PRINTFILE-IMPL │ │ │ │ - MAXIMA::*DEFINE-INITIAL-SYMBOLS │ │ │ │ + MAXIMA::SQCONT MAXIMA::TOPLEVEL-MACSYMA-EVAL │ │ │ │ + MAXIMA::EF_NORM-IMPL MAXIMA::FORM-MTIMES MAXIMA::CHECKED-AND │ │ │ │ + MAXIMA::PRINTFILE-IMPL MAXIMA::*DEFINE-INITIAL-SYMBOLS │ │ │ │ MAXIMA::TRANSLATE-MACEXPR-TOPLEVEL MAXIMA::CFMAK │ │ │ │ - MAXIMA::UPRIMITIVE MAXIMA::LISTOFVARS-IMPL MAXIMA::ALGNORMAL │ │ │ │ + MAXIMA::UPRIMITIVE MAXIMA::ALGNORMAL MAXIMA::LISTOFVARS-IMPL │ │ │ │ MAXIMA::REMLAPLACE MAXIMA::CHECKDERIV │ │ │ │ - MAXIMA::RANDOM_PERMUTATION-IMPL MAXIMA::SQFR-IMPL │ │ │ │ + MAXIMA::RANDOM_PERMUTATION-IMPL MAXIMA::POFX │ │ │ │ MAXIMA::INTEGER_DECODE_FLOAT-IMPL MAXIMA::LINEARIZE │ │ │ │ - MAXIMA::POFX MAXIMA::IMAG-ERR MAXIMA::STRING*1 MAXIMA::ZP │ │ │ │ + MAXIMA::SQFR-IMPL MAXIMA::IMAG-ERR MAXIMA::STRING*1 MAXIMA::ZP │ │ │ │ MAXIMA::SIGN-LOG CL-INFO::PARSE-USER-CHOICE MAXIMA::FLIP │ │ │ │ - MAXIMA::SPC2A MAXIMA::OPERATORP1 MAXIMA::SOLVE-SIMPLIST │ │ │ │ + MAXIMA::SPC2A MAXIMA::SOLVE-SIMPLIST MAXIMA::OPERATORP1 │ │ │ │ MAXIMA::SUPERTRIG MAXIMA::MAKSYMP │ │ │ │ MAXIMA::LET-MACRO-GET-LAST-VAR MAXIMA::FINDIBASE │ │ │ │ MAXIMA::PFACTORQUAD MAXIMA::SP1ADD MAXIMA::OBTAINAB │ │ │ │ MAXIMA::UNKNOWN MAXIMA::TR-INFAMOUS-NOUN-FORM │ │ │ │ MAXIMA::ZN-FACTOR-GENERATORS MAXIMA::INIT-LAMBERT-W-0 │ │ │ │ - MAXIMA::FMP1 MAXIMA::PFACTOR1 MAXIMA::EXTRACTVARS │ │ │ │ - MAXIMA::SUBVARP-IMPL MAXIMA::INTEGERP-IMPL INTL::READ-BELONG │ │ │ │ - MAXIMA::FINDLEASTVAR MAXIMA::TC-STATE-MULTIPLY-TABLE │ │ │ │ - MAXIMA::PSP2FORMP MAXIMA::MSTRING MAXIMA::SINBIGFLOAT │ │ │ │ - MAXIMA::LMAINVAR MAXIMA::FREEVARPAR MAXIMA::IDENT-IMPL │ │ │ │ - MAXIMA::LIST-OF-MLISTS MAXIMA::TAYLORINFO-IMPL │ │ │ │ - MAXIMA::NEXT_PRIME-IMPL PREGEXP::PREGEXP MAXIMA::FPABS │ │ │ │ - MAXIMA::PTERMVEC MAXIMA::MTIMESP MAXIMA::TUNBINDS │ │ │ │ - MAXIMA::PSTRUNC MAXIMA::POLYST MAXIMA::PSLOG3 MAXIMA::SPLITSUM │ │ │ │ - MAXIMA::REMOVE-BINDINGS MAXIMA::DISPRULE1 MAXIMA::LITTLEFR1 │ │ │ │ - MAXIMA::LNEWVAR MAXIMA::DISPATVALUES MAXIMA::M2-EXP-TYPE-8-1 │ │ │ │ - MAXIMA::TEX-SETUP MAXIMA::ISMAX MAXIMA::RATDENOM-IMPL │ │ │ │ - MAXIMA::MHEADER MAXIMA::FASTCONT MAXIMA::SPLIT2 │ │ │ │ - MAXIMA::DOING-ROW MAXIMA::FPMINUS │ │ │ │ - BIGFLOAT::RUNNING-ERROR-QUOTIENT MAXIMA::INTEGERP1 │ │ │ │ - MAXIMA::LOGCONCOEFFP MAXIMA::TR-CLASS │ │ │ │ - MAXIMA::MARRAY-TYPE-UNKNOWN MAXIMA::BKPT-FUNCTION │ │ │ │ + MAXIMA::FMP1 MAXIMA::TC-STATE-MULTIPLY-TABLE MAXIMA::PFACTOR1 │ │ │ │ + MAXIMA::EXTRACTVARS MAXIMA::SUBVARP-IMPL MAXIMA::INTEGERP-IMPL │ │ │ │ + MAXIMA::FINDLEASTVAR INTL::READ-BELONG MAXIMA::PSP2FORMP │ │ │ │ + MAXIMA::MSTRING MAXIMA::SINBIGFLOAT MAXIMA::LMAINVAR │ │ │ │ + MAXIMA::FREEVARPAR MAXIMA::IDENT-IMPL MAXIMA::LIST-OF-MLISTS │ │ │ │ + MAXIMA::TAYLORINFO-IMPL MAXIMA::NEXT_PRIME-IMPL │ │ │ │ + PREGEXP::PREGEXP MAXIMA::FPABS MAXIMA::PTERMVEC │ │ │ │ + MAXIMA::MTIMESP MAXIMA::TUNBINDS MAXIMA::PSTRUNC │ │ │ │ + MAXIMA::POLYST MAXIMA::PSLOG3 MAXIMA::SPLITSUM │ │ │ │ + MAXIMA::REMOVE-BINDINGS MAXIMA::DISPRULE1 MAXIMA::LNEWVAR │ │ │ │ + MAXIMA::ISMAX MAXIMA::DISPATVALUES MAXIMA::TEX-SETUP │ │ │ │ + MAXIMA::LITTLEFR1 MAXIMA::M2-EXP-TYPE-8-1 │ │ │ │ + MAXIMA::BKPT-FUNCTION MAXIMA::DOING-ROW │ │ │ │ + MAXIMA::EVAL_STRING_LISP-IMPL MAXIMA::MHEADER MAXIMA::FASTCONT │ │ │ │ + MAXIMA::LOGCONCOEFFP MAXIMA::SPLIT2 MAXIMA::FPMINUS │ │ │ │ + BIGFLOAT::RUNNING-ERROR-QUOTIENT MAXIMA::RATDENOM-IMPL │ │ │ │ + MAXIMA::INTEGERP1 MAXIMA::TR-CLASS MAXIMA::MARRAY-TYPE-UNKNOWN │ │ │ │ MAXIMA::PS-LIM-INFP MAXIMA::GF-DATA-EXP MAXIMA::PSEXPT-FN2 │ │ │ │ - MAXIMA::EVAL_STRING_LISP-IMPL MAXIMA::IND2 │ │ │ │ - MAXIMA::APPARENTLY-A-DIRECTORY-P MAXIMA::FORM-MPLUS │ │ │ │ - GETOPT::IS-SHORT-OPTION MAXIMA::TOPLEVEL-OPTIMIZE │ │ │ │ - MAXIMA::SIMPNCT-CONSTANTP MAXIMA::EMPTYP-IMPL │ │ │ │ - BIGFLOAT::RUNNING-ERROR-IMAGPART │ │ │ │ + MAXIMA::IND2 MAXIMA::APPARENTLY-A-DIRECTORY-P │ │ │ │ + MAXIMA::FORM-MPLUS GETOPT::IS-SHORT-OPTION │ │ │ │ + MAXIMA::TOPLEVEL-OPTIMIZE MAXIMA::SIMPNCT-CONSTANTP │ │ │ │ + MAXIMA::EMPTYP-IMPL BIGFLOAT::RUNNING-ERROR-IMAGPART │ │ │ │ MAXIMA::INSERT-ZERO-BEFORE-EXPONENT MAXIMA::TR-ARGS │ │ │ │ MAXIMA::POISSIMP-IMPL MAXIMA::OPTIONP MAXIMA::SER1 │ │ │ │ - MAXIMA::USE-RADCAN-P MAXIMA::ZN-SHANKS-PHI-STEP-BC │ │ │ │ - MAXIMA::FANCYPAC MAXIMA::MONIZE MAXIMA::DISP2 MAXIMA::FPEXP │ │ │ │ - MAXIMA::RDIS1 MAXIMA::ERROR-SIZE MAXIMA::EULER MAXIMA::TAYLOR3 │ │ │ │ - MAXIMA::ODDP-IMPL MAXIMA::OLDGCDCALL MAXIMA::GCDL │ │ │ │ - MAXIMA::RANK-IMPL MAXIMA::GF-PTH-ROOT MAXIMA::TRIG2 │ │ │ │ - MAXIMA::TRANSLATE-AND-EVAL-MACSYMA-EXPRESSION │ │ │ │ - MAXIMA::COMPILE-FUNCTION MAXIMA::ZN_CARMICHAEL_LAMBDA-IMPL │ │ │ │ - MAXIMA::PCONSTP MAXIMA::BKPT-FILE-LINE MAXIMA::RBP │ │ │ │ - MAXIMA::INFR MAXIMA::APPRSYS CL-INFO::INEXACT-TOPIC-MATCH │ │ │ │ - MAXIMA::ATVARSCHK MAXIMA::POISSUBST1S MAXIMA::FORM-MEXPT │ │ │ │ - MAXIMA::NOTLOREQ MAXIMA::ALGSYS MAXIMA::DB-MNUMP │ │ │ │ - MAXIMA::HASVAR MAXIMA::EXECARGMATCH MAXIMA::FUNCTION-MODE-@ │ │ │ │ + MAXIMA::USE-RADCAN-P MAXIMA::FANCYPAC │ │ │ │ + MAXIMA::ZN-SHANKS-PHI-STEP-BC MAXIMA::MONIZE MAXIMA::DISP2 │ │ │ │ + MAXIMA::FPEXP MAXIMA::RDIS1 MAXIMA::ERROR-SIZE MAXIMA::EULER │ │ │ │ + MAXIMA::TAYLOR3 MAXIMA::ODDP-IMPL MAXIMA::OLDGCDCALL │ │ │ │ + MAXIMA::GCDL MAXIMA::RANK-IMPL MAXIMA::GF-PTH-ROOT │ │ │ │ + MAXIMA::TRIG2 MAXIMA::TRANSLATE-AND-EVAL-MACSYMA-EXPRESSION │ │ │ │ + MAXIMA::COMPILE-FUNCTION MAXIMA::PCONSTP │ │ │ │ + MAXIMA::ZN_CARMICHAEL_LAMBDA-IMPL MAXIMA::BKPT-FILE-LINE │ │ │ │ + MAXIMA::RBP MAXIMA::APPRSYS MAXIMA::INFR │ │ │ │ + CL-INFO::INEXACT-TOPIC-MATCH MAXIMA::ATVARSCHK │ │ │ │ + MAXIMA::POISSUBST1S MAXIMA::FORM-MEXPT MAXIMA::ALGSYS │ │ │ │ + MAXIMA::NOTLOREQ MAXIMA::DB-MNUMP MAXIMA::HASVAR │ │ │ │ + MAXIMA::EXECARGMATCH MAXIMA::FUNCTION-MODE-@ │ │ │ │ MAXIMA::M2-EXP-TYPE-2-1 MAXIMA::DISPTERMS-IMPL MAXIMA::GCDISP │ │ │ │ MAXIMA::FPCOS1 MAXIMA::MAXIMA-UNDECLARED-ARRAYP MAXIMA::COSNX │ │ │ │ MAXIMA::UNSIMPLIFY MAXIMA::REM-CONST MAXIMA::EF-IRR │ │ │ │ - MAXIMA::STURM MAXIMA::PDEGREER MAXIMA::MOPP1 │ │ │ │ - MAXIMA::TSEXP-COMB MAXIMA::PUSH-PRE-TRANSL-FORM MAXIMA::ROUND1 │ │ │ │ - MAXIMA::BF-VRSHFT-SL MAXIMA::FLOAT-INF-P MAXIMA::REALONLY │ │ │ │ - MAXIMA::EVENP-IMPL MAXIMA::NONNUMP MAXIMA::SIMPLE-TRIG-ARG │ │ │ │ - MAXIMA::INFSIMP MAXIMA::SIGN* MAXIMA::GET-LARGE-FACTORS-1 │ │ │ │ - MAXIMA::MLOGP MAXIMA::FINDTL1 MAXIMA::MDEFPARAM │ │ │ │ + MAXIMA::STURM MAXIMA::PDEGREER MAXIMA::MOPP1 MAXIMA::ROUND1 │ │ │ │ + MAXIMA::TSEXP-COMB MAXIMA::PUSH-PRE-TRANSL-FORM │ │ │ │ + MAXIMA::BF-VRSHFT-SL MAXIMA::REALONLY MAXIMA::EVENP-IMPL │ │ │ │ + MAXIMA::FLOAT-INF-P MAXIMA::NONNUMP MAXIMA::SIMPLE-TRIG-ARG │ │ │ │ + MAXIMA::INFSIMP MAXIMA::SIGN* MAXIMA::MLOGP │ │ │ │ + MAXIMA::GET-LARGE-FACTORS-1 MAXIMA::FINDTL1 MAXIMA::MDEFPARAM │ │ │ │ MAXIMA::TR-LISP->LISP-FUN MAXIMA::FACTORSUM-IMPL │ │ │ │ MAXIMA::GETSIGNL MAXIMA::GF-MOD MAXIMA::EXPINTEGRAL-SHI │ │ │ │ MAXIMA::RAT1 MAXIMA::MBAGP MAXIMA::STRIP-LINEINFO-OP │ │ │ │ MAXIMA::LINEAR-DISPLA MAXIMA::MAXCOEFFICIENT │ │ │ │ MAXIMA::OF-FORM-A*F^N+B MAXIMA::FPROUND │ │ │ │ MAXIMA::LISTIFY-IMPL MAXIMA::ADJOIN-SING-DATUM │ │ │ │ MAXIMA::INTEGERPFR MAXIMA::HYP-INTEGERP MAXIMA::NPLUS │ │ │ │ @@ -2743,122 +2751,122 @@ │ │ │ │ MAXIMA::SIMPLIFY-AFTER-SUBST MAXIMA::FACTOSIMP │ │ │ │ MAXIMA::AIRY-DAI MAXIMA::SRRAT MAXIMA::PSDISEXPAND │ │ │ │ MAXIMA::RISPLIT-EXPT MAXIMA::GF-DATA-X^P-POWERS │ │ │ │ MAXIMA::EXPOR1P MAXIMA::PERMANENT-IMPL MAXIMA::ERF │ │ │ │ MAXIMA::M2-EXP-TYPE-5-1 MAXIMA::PSMINUS-TERMS │ │ │ │ MAXIMA::GF-CJACOBI MAXIMA::TSTACK-SLOT-TBIND │ │ │ │ MAXIMA::CARDINALITY-IMPL MAXIMA::FACTXN+1 MAXIMA::CYCLIC-P │ │ │ │ - MAXIMA::FORTSCAN MAXIMA::RAT0 MAXIMA::GF_INDEX-IMPL │ │ │ │ + MAXIMA::FORTSCAN MAXIMA::GF_INDEX-IMPL MAXIMA::RAT0 │ │ │ │ MAXIMA::CFNROOT MAXIMA::NISINNERNULL MAXIMA::OLDCONTENTA │ │ │ │ MAXIMA::COLLAPSE MAXIMA::ALIASLOOKUP │ │ │ │ MAXIMA::TEX-MEXPT-TRIG-LIKE-FN-P MAXIMA::MGENARRAY-CONTENT │ │ │ │ - MAXIMA::EF_UNIT_P-IMPL MAXIMA::BKPT-FILE MAXIMA::GF-ZX │ │ │ │ + MAXIMA::BKPT-FILE MAXIMA::EF_UNIT_P-IMPL MAXIMA::GF-ZX │ │ │ │ MAXIMA::INTEGER-BELLN MAXIMA::CALLSOLVE2 │ │ │ │ MAXIMA::MAXIMA-BRANCH-ACOS MAXIMA::KILL-OPERATOR │ │ │ │ - MAXIMA::DISPLAY-HTML-TOPICS MAXIMA::PFACTORANY MAXIMA::DBNODE │ │ │ │ + MAXIMA::DISPLAY-HTML-TOPICS MAXIMA::DBNODE MAXIMA::PFACTORANY │ │ │ │ MAXIMA::DECREMENT-TRUNCS MAXIMA::TRACE-PRINT │ │ │ │ MAXIMA::COUNT-GENERAL-INF MAXIMA::FUNCTION-MODE │ │ │ │ MAXIMA::SET_RANDOM_STATE-IMPL MAXIMA::RISPLIT-SIGNUM │ │ │ │ MAXIMA::AIRY-DBI MAXIMA::BBSORTEQNS MAXIMA::MUNFORMAT │ │ │ │ MAXIMA::ENSURE-STRING MAXIMA::ISMAX-CORE MAXIMA::MARGS │ │ │ │ - MAXIMA::LENIENT-COMPLEX-P MAXIMA::EXTENDED-NUMBER-P │ │ │ │ - MAXIMA::PDEGREEVECTOR MAXIMA::PRODND MAXIMA::TEX-LBP │ │ │ │ - PREGEXP::PREGEXP-QUOTE MAXIMA::FACTS2 │ │ │ │ + MAXIMA::EXTENDED-NUMBER-P MAXIMA::LENIENT-COMPLEX-P │ │ │ │ + MAXIMA::PRODND MAXIMA::PDEGREEVECTOR MAXIMA::TEX-LBP │ │ │ │ + MAXIMA::FACTS2 PREGEXP::PREGEXP-QUOTE │ │ │ │ MAXIMA::PARTITION-PRODUCT MAXIMA::BAD-INDEX-ERROR │ │ │ │ MAXIMA::DEMO-IMPL MAXIMA::TMACCESS MAXIMA::COMEXP │ │ │ │ MAXIMA::RADSORT MAXIMA::LISTOVARS1 MAXIMA::TRANSLATE-ATOM │ │ │ │ MAXIMA::FACTS1 MAXIMA::INTERSECT-TESTS │ │ │ │ MAXIMA::MSEEMINGLY-UNBOUND MAXIMA::SRCONVERT │ │ │ │ MAXIMA::MAXIMA-CONSTANTP MAXIMA::GET_TEX_ENVIRONMENT-IMPL │ │ │ │ MAXIMA::DONTFACTOR MAXIMA::VARP MAXIMA::ALGCONTENT │ │ │ │ MAXIMA::F2-INV MAXIMA::MANIFESTLY-REAL-P MAXIMA::STRPRINT │ │ │ │ MAXIMA::DEGVECDISREP MAXIMA::FPCOFRAT MAXIMA::PARSE-MATCHFIX │ │ │ │ MAXIMA::NEG-MONOM? MAXIMA::NEWSYM │ │ │ │ MAXIMA::SIMPLE-REMOVE-DOLLARSIGN MAXIMA::OPT-HASH │ │ │ │ - MAXIMA::MACSYMA-FSYMEVAL MAXIMA::TRP-MLESSP │ │ │ │ + MAXIMA::TRP-MLESSP MAXIMA::MACSYMA-FSYMEVAL │ │ │ │ MAXIMA::MANIFESTLY-NONREAL-P MAXIMA::CONSTANT │ │ │ │ MAXIMA::DELIM-ERR MAXIMA::INTOPOIS MAXIMA::POLFACTORS │ │ │ │ - MAXIMA::TRUNC-IMPL MAXIMA::ASKSIGN MAXIMA::MEVALP │ │ │ │ + MAXIMA::MEVALP MAXIMA::TRUNC-IMPL MAXIMA::ASKSIGN │ │ │ │ MAXIMA::CHECK-INF-SING MAXIMA::P*PIN%EX MAXIMA::DCON │ │ │ │ BIGFLOAT::RUNNING-ERROR-SQRT INTL::READ-LELONG MAXIMA::GF-X2N │ │ │ │ - MAXIMA::INVERT-TERMS MAXIMA::CYCLOTOMIC MAXIMA::DEG │ │ │ │ - MAXIMA::FORQ MAXIMA::STURMOUT MAXIMA::REMORDER │ │ │ │ - MAXIMA::GF_NORMAL_BASIS-IMPL MAXIMA::GF-CHAR? │ │ │ │ - MAXIMA::TR-GET-VAL-MODES MAXIMA::TR-EXP-TO-DISPLAY │ │ │ │ - MAXIMA::KILL1 MAXIMA::FP2FLO MAXIMA::TSTACK-SLOT-VAL-MODES │ │ │ │ - MAXIMA::DINTNUM MAXIMA::PDISREP MAXIMA::GF-DATA-ORD │ │ │ │ - MAXIMA::NBN MAXIMA::COS% MAXIMA::NUD-CALL MAXIMA::ADD-UP-DEG │ │ │ │ + MAXIMA::INVERT-TERMS MAXIMA::DEG MAXIMA::CYCLOTOMIC │ │ │ │ + MAXIMA::FORQ MAXIMA::REMORDER MAXIMA::GF_NORMAL_BASIS-IMPL │ │ │ │ + MAXIMA::TR-EXP-TO-DISPLAY MAXIMA::TR-GET-VAL-MODES │ │ │ │ + MAXIMA::STURMOUT MAXIMA::GF-CHAR? MAXIMA::FP2FLO │ │ │ │ + MAXIMA::TSTACK-SLOT-VAL-MODES MAXIMA::KILL1 MAXIMA::DINTNUM │ │ │ │ + MAXIMA::PDISREP MAXIMA::GF-DATA-ORD MAXIMA::NBN MAXIMA::COS% │ │ │ │ + MAXIMA::ADD-UP-DEG MAXIMA::NUD-CALL │ │ │ │ MAXIMA::NONNEGATIVE-INTEGERP MAXIMA::CHEBYLI3 │ │ │ │ MAXIMA::GETUNHACK MAXIMA::MODDP MAXIMA::RCONTENT │ │ │ │ MAXIMA::UNIVAR MAXIMA::GET-GNUPLOT-TERM MAXIMA::TRP-MGEQP │ │ │ │ - MAXIMA::RATDP MAXIMA::ALGPGET MAXIMA::MACSYMA-UNTRACE │ │ │ │ - MAXIMA::FIXNUMP MAXIMA::PTDERIVATIVE MAXIMA::BERN │ │ │ │ + MAXIMA::RATDP MAXIMA::FIXNUMP MAXIMA::MACSYMA-UNTRACE │ │ │ │ + MAXIMA::ALGPGET MAXIMA::PTDERIVATIVE MAXIMA::BERN │ │ │ │ MAXIMA::MARK+3 MAXIMA::EF-DATA-PRIM MAXIMA::ARRAYDIMS │ │ │ │ MAXIMA::PCOEFVEC MAXIMA::P-ALLVARS1 MAXIMA::KAR │ │ │ │ - MAXIMA::STRIP-FLOAT-ZEROS MAXIMA::SUBST10 MAXIMA::$EIGHTH │ │ │ │ - MAXIMA::GFACTORSUM-IMPL MAXIMA::ZN_ADD_TABLE-IMPL │ │ │ │ - MAXIMA::CFEVAL MAXIMA::FPASINH MAXIMA::GF-P2X MAXIMA::MARKP │ │ │ │ - MAXIMA::DBVARP MAXIMA::SIGN-MEXPT CL-INFO::INFO-INEXACT │ │ │ │ - MAXIMA::ARCFUNCP MAXIMA::PMINUSP MAXIMA::PROC-$DEFMATCH │ │ │ │ - MAXIMA::M2-EXP-TYPE-4 MAXIMA::ALLATOMS MAXIMA::TRP-MAND │ │ │ │ - MAXIMA::DCONV-$FLOAT MAXIMA::*KAR MAXIMA::OPMEXPT │ │ │ │ - MAXIMA::MAKEALIAS MAXIMA::SOLVEQUARTIC MAXIMA::POISDIF4 │ │ │ │ - MAXIMA::DECL-COMPLEXP MAXIMA::ADJOIN-DATUM MAXIMA::RESTORELIM │ │ │ │ - MAXIMA::ARCLIST MAXIMA::$TENTH MAXIMA::TC-STATE-RELATIONS │ │ │ │ - MAXIMA::RATLIM MAXIMA::MARK MAXIMA::LISTOVARS0 │ │ │ │ - MAXIMA::TRAILING-ZEROS-REGEX-E-0 │ │ │ │ + MAXIMA::STRIP-FLOAT-ZEROS MAXIMA::SUBST10 │ │ │ │ + MAXIMA::GFACTORSUM-IMPL MAXIMA::$EIGHTH MAXIMA::CFEVAL │ │ │ │ + MAXIMA::ZN_ADD_TABLE-IMPL MAXIMA::FPASINH MAXIMA::GF-P2X │ │ │ │ + MAXIMA::MARKP MAXIMA::DBVARP MAXIMA::SIGN-MEXPT │ │ │ │ + CL-INFO::INFO-INEXACT MAXIMA::ARCFUNCP MAXIMA::PMINUSP │ │ │ │ + MAXIMA::PROC-$DEFMATCH MAXIMA::TRP-MAND MAXIMA::M2-EXP-TYPE-4 │ │ │ │ + MAXIMA::ALLATOMS MAXIMA::DCONV-$FLOAT MAXIMA::*KAR │ │ │ │ + MAXIMA::OPMEXPT MAXIMA::SOLVEQUARTIC MAXIMA::MAKEALIAS │ │ │ │ + MAXIMA::POISDIF4 MAXIMA::DECL-COMPLEXP MAXIMA::RESTORELIM │ │ │ │ + MAXIMA::ADJOIN-DATUM MAXIMA::ARCLIST MAXIMA::$TENTH │ │ │ │ + MAXIMA::TC-STATE-RELATIONS MAXIMA::RATLIM MAXIMA::MARK │ │ │ │ + MAXIMA::LISTOVARS0 MAXIMA::TRAILING-ZEROS-REGEX-E-0 │ │ │ │ MAXIMA::EF_PRIMITIVE_POLY_P-IMPL MAXIMA::LOGQUAD │ │ │ │ MAXIMA::FALSEP MAXIMA::SIGN-MPLUS MAXIMA::PSFIND-S │ │ │ │ MAXIMA::LIM-PLUSP MAXIMA::TLIMP MAXIMA::PS-INVERT-VAR │ │ │ │ MAXIMA::GF-NMINUS MAXIMA::SIGN1 MAXIMA::SET-UP-CURSOR │ │ │ │ - MAXIMA::GF-P2X-RAW MAXIMA::ORD-VECT1 MAXIMA::MAYBE-MSYMEVAL │ │ │ │ - MAXIMA::STRIPTIMES MAXIMA::SPLITPROD MAXIMA::KILLFRAME │ │ │ │ + MAXIMA::GF-P2X-RAW MAXIMA::MAYBE-MSYMEVAL MAXIMA::ORD-VECT1 │ │ │ │ + MAXIMA::SPLITPROD MAXIMA::STRIPTIMES MAXIMA::KILLFRAME │ │ │ │ MAXIMA::MQUOTEP MAXIMA::PRINT* MAXIMA::LI-ORD MAXIMA::RHALF │ │ │ │ - MAXIMA::REVERSE-IMPL CL-INFO::REGEX-SANITIZE MAXIMA::LAB │ │ │ │ - MAXIMA::MPARAMS MAXIMA::LINE-INFO-LINE MAXIMA::SCPROD │ │ │ │ + MAXIMA::REVERSE-IMPL CL-INFO::REGEX-SANITIZE MAXIMA::MPARAMS │ │ │ │ + MAXIMA::LAB MAXIMA::LINE-INFO-LINE MAXIMA::SCPROD │ │ │ │ MAXIMA::GET-FACTOR-LIST MAXIMA::CABS MAXIMA::GF-MINUS │ │ │ │ MAXIMA::MINFACTORIAL-IMPL MAXIMA::PREPFLOAT │ │ │ │ MAXIMA::MANIFESTLY-COMPLEX-P MAXIMA::REPLIST1 │ │ │ │ MAXIMA::BOX-LABEL MAXIMA::EF-MAYBE-NORMAL-BASIS │ │ │ │ MAXIMA::MCOND-BOOLE-EVAL MAXIMA::TRP-MOR MAXIMA::TWOARGCHECK │ │ │ │ MAXIMA::APPARENTLY-INTEGER MAXIMA::SHOWRATVARS-IMPL │ │ │ │ MAXIMA::PSDISEXTEND MAXIMA::PARSE-NOFIX MAXIMA::*RED1 │ │ │ │ MAXIMA::GAMMAFLOAT MAXIMA::SPC1 MAXIMA::INTEGERP2 │ │ │ │ MAXIMA::DISREPLIST1 CL-INFO::LOAD-HTML-INDEX MAXIMA::SAME │ │ │ │ MAXIMA::TEX-CHAR MAXIMA::XAPPEND MAXIMA::DISPATOMGRADS │ │ │ │ MAXIMA::HAS-INT-SYMBOLS MAXIMA::PARSE-AZIMUTH │ │ │ │ - MAXIMA::LISTOVARS MAXIMA::TRAILING-ZEROS-REGEX-F-0 │ │ │ │ + MAXIMA::TRAILING-ZEROS-REGEX-F-0 MAXIMA::LISTOVARS │ │ │ │ MAXIMA::SHOW-BREAK-POINT MAXIMA::DELSIMP MAXIMA::GFSPLIT │ │ │ │ MAXIMA::$SECOND MAXIMA::INTEGER-REPRESENTATION-P │ │ │ │ MAXIMA::EF_N2P-IMPL MAXIMA::REMSIMP MAXIMA::TEXMDOIN │ │ │ │ MAXIMA::MQAPPLYP MAXIMA::POS MAXIMA::MGENARRAY-P MAXIMA::PREP1 │ │ │ │ - COMMAND-LINE::CL-OPTION-ACTION MAXIMA::EF-DATA-CARD │ │ │ │ - MAXIMA::PAINVMOD MAXIMA::TRP-MNOT MAXIMA::DINTERNP │ │ │ │ + MAXIMA::TRP-MNOT COMMAND-LINE::CL-OPTION-ACTION │ │ │ │ + MAXIMA::EF-DATA-CARD MAXIMA::PAINVMOD MAXIMA::DINTERNP │ │ │ │ MAXIMA::FPEND MAXIMA::DISPLAY-TEXT-TOPICS MAXIMA::$FIFTH │ │ │ │ MAXIMA::PSEXPT-FN-SING MAXIMA::SP1KGET MAXIMA::LIM-IMAGP │ │ │ │ - MAXIMA::M2-C*X^2+B*X+A MAXIMA::I-$GRIND MAXIMA::GCFACTOR-IMPL │ │ │ │ - MAXIMA::$IS-BOOLE-EVAL MAXIMA::ODNUMP MAXIMA::ISTRENGTH │ │ │ │ + MAXIMA::M2-C*X^2+B*X+A MAXIMA::I-$GRIND MAXIMA::$IS-BOOLE-EVAL │ │ │ │ + MAXIMA::ODNUMP MAXIMA::GCFACTOR-IMPL MAXIMA::ISTRENGTH │ │ │ │ MAXIMA::PATHNAME_NAME-IMPL MAXIMA::PARSE-TAY-ARGS │ │ │ │ MAXIMA::APPARENTLY-COMPLEX-TO-JUDGE-BY-$CSIGN-P │ │ │ │ MAXIMA::BEYOND-EXTREME-VALUES MAXIMA::RATDEGREE │ │ │ │ MAXIMA::READ-COMMAND-TOKEN-AUX MAXIMA::POISENCODE │ │ │ │ MAXIMA::POSEVEN MAXIMA::ABLESS1 MAXIMA::LIM-INFP │ │ │ │ MAXIMA::MAXIMA-STRING MAXIMA::RATF MAXIMA::MPLUSP │ │ │ │ MAXIMA::DCONVX MAXIMA::DISPLAY-HTML-HELP MAXIMA::GAMMA-SIGN │ │ │ │ MAXIMA::PARSE-POINTS-Y MAXIMA::OPTIM MAXIMA::NATURALP │ │ │ │ - MAXIMA::IREDUP MAXIMA::FINDSIGNOFTHEIRPRODUCT │ │ │ │ - MAXIMA::SP3RECONST MAXIMA::CONTSORT MAXIMA::P1 │ │ │ │ - MAXIMA::ORDER-LIMITS MAXIMA::RATNUMER-IMPL MAXIMA::ARRFIND │ │ │ │ - MAXIMA::INTOPOIS-IMPL MAXIMA::RISPLIT-BESSEL-K-OR-Y │ │ │ │ - MAXIMA::FREEVAR MAXIMA::OSCIP MAXIMA::FPCONTENT │ │ │ │ - MAXIMA::TRD-MSYMEVAL-AUX MAXIMA::DOLLARIFY │ │ │ │ - MAXIMA::TRIG-SUBST-P MAXIMA::TRP-$EQUAL MAXIMA::RULEOF │ │ │ │ - MAXIMA::ORDER-VARS-BY-STRENGTH MAXIMA::FLOATNUMP-IMPL │ │ │ │ + MAXIMA::IREDUP MAXIMA::FINDSIGNOFTHEIRPRODUCT MAXIMA::CONTSORT │ │ │ │ + MAXIMA::P1 MAXIMA::SP3RECONST MAXIMA::ORDER-LIMITS │ │ │ │ + MAXIMA::ARRFIND MAXIMA::OSCIP MAXIMA::INTOPOIS-IMPL │ │ │ │ + MAXIMA::RISPLIT-BESSEL-K-OR-Y MAXIMA::FREEVAR │ │ │ │ + MAXIMA::RATNUMER-IMPL MAXIMA::FPCONTENT │ │ │ │ + MAXIMA::TRD-MSYMEVAL-AUX MAXIMA::TRP-$EQUAL │ │ │ │ + MAXIMA::TRIG-SUBST-P MAXIMA::DOLLARIFY MAXIMA::RULEOF │ │ │ │ + MAXIMA::FLOATNUMP-IMPL MAXIMA::ORDER-VARS-BY-STRENGTH │ │ │ │ MAXIMA::CHECKSIGNTM MAXIMA::P-ALLVARS │ │ │ │ - MAXIMA::CHECK-OPTION-STYLE MAXIMA::MACSYMA-READ-STRING │ │ │ │ + MAXIMA::MACSYMA-READ-STRING MAXIMA::CHECK-OPTION-STYLE │ │ │ │ MAXIMA::GETMINOR MAXIMA::STRSYM MAXIMA::FACTOR-LIST │ │ │ │ MAXIMA::GF-FIELD? MAXIMA::POSINT MAXIMA::REMC │ │ │ │ MAXIMA::CFEXPAND-IMPL MAXIMA::SP1UNTREP MAXIMA::DET1 │ │ │ │ BIGFLOAT::RUNNING-ERROR-PLUS MAXIMA::EF_MINIMAL_SET-IMPL │ │ │ │ MAXIMA::MFBOUNDP MAXIMA::ARGS-IMPL MAXIMA::TSPLUS │ │ │ │ MAXIMA::INCRLIMK MAXIMA::COMBINEY MAXIMA::GF-NXX2X │ │ │ │ MAXIMA::AT-SUBSTP MAXIMA::GF-NS2PMOD-FACTORS │ │ │ │ @@ -2871,455 +2879,455 @@ │ │ │ │ MAXIMA::KILLC MAXIMA::EXPINTEGRAL-CHI MAXIMA::PARTFRACA │ │ │ │ MAXIMA::ASK-INTEGERP MAXIMA::NEGINT MAXIMA::FACMGCD │ │ │ │ MAXIMA::GF-ADD-TABLE MAXIMA::KELLIPTICTF MAXIMA::MAKE-LINSOLS │ │ │ │ MAXIMA::PRINT-TRANSL-HERALD MAXIMA::TR-GET-MODE │ │ │ │ MAXIMA::FUNGEN&ENV-FOR-MEVAL-AUX MAXIMA::CHANGESIGN │ │ │ │ MAXIMA::TMDEFARRAY MAXIMA::EF-DATA? MAXIMA::UCONTENT │ │ │ │ MAXIMA::NUM-OF-LOG-L MAXIMA::GETALIAS MAXIMA::NON0RAND │ │ │ │ - MAXIMA::$FOURTH MAXIMA::FLOAT-OR-RATIONAL-P │ │ │ │ - MAXIMA::PATCH-UP-MEVAL-IN-FSET MAXIMA::EF_PRIMITIVE_POLY-IMPL │ │ │ │ - MAXIMA::UNTREE1 MAXIMA::NOSHFT-SL BIGFLOAT::RUNNING-ERROR-EXPT │ │ │ │ - MAXIMA::FPLOG MAXIMA::NUMP MAXIMA::CFSQRT MAXIMA::NEWPRIME │ │ │ │ - MAXIMA::ERECIP MAXIMA::DISPLAY-FRONTEND-TOPICS MAXIMA::FPEXP1 │ │ │ │ + MAXIMA::FLOAT-OR-RATIONAL-P MAXIMA::$FOURTH │ │ │ │ + MAXIMA::EF_PRIMITIVE_POLY-IMPL MAXIMA::UNTREE1 │ │ │ │ + MAXIMA::NOSHFT-SL MAXIMA::PATCH-UP-MEVAL-IN-FSET │ │ │ │ + BIGFLOAT::RUNNING-ERROR-EXPT MAXIMA::FPLOG MAXIMA::NUMP │ │ │ │ + MAXIMA::CFSQRT MAXIMA::NEWPRIME │ │ │ │ + MAXIMA::DISPLAY-FRONTEND-TOPICS MAXIMA::ERECIP MAXIMA::FPEXP1 │ │ │ │ MAXIMA::TR-SEQ MAXIMA::EVOD MAXIMA::HARRFIND MAXIMA::OP-SETUP │ │ │ │ MAXIMA::SPRECIP MAXIMA::TRP-MEQUAL MAXIMA::ARGSUBST │ │ │ │ MAXIMA::SOLVENTH1 MAXIMA::ARCP BIGFLOAT::RUNNING-ERROR-LOG │ │ │ │ MAXIMA::NUMER MAXIMA::ENSURE-MATRIX-COLUMN │ │ │ │ MAXIMA::TC-STATE-SUBGROUP-GENERATORS MAXIMA::PSPLIT-FIELD1 │ │ │ │ MAXIMA::SIMPNCT-BASE MAXIMA::MAKELABEL10 MAXIMA::CREATSYM │ │ │ │ - MAXIMA::UPPERHALF MAXIMA::POWER-SET │ │ │ │ - MAXIMA::TRP-WITH-BOOLEAN-CONVERT MAXIMA::SAVEFACTORS │ │ │ │ - MAXIMA::OPTIMIZE-IMPL MAXIMA::TRANSPOSE-IMPL MAXIMA::RPTROUBLE │ │ │ │ + MAXIMA::POWER-SET MAXIMA::UPPERHALF │ │ │ │ + MAXIMA::TRP-WITH-BOOLEAN-CONVERT MAXIMA::TRANSPOSE-IMPL │ │ │ │ + MAXIMA::OPTIMIZE-IMPL MAXIMA::SAVEFACTORS MAXIMA::RPTROUBLE │ │ │ │ MAXIMA::TRIG1 MAXIMA::BF-FXSHFT-SL MAXIMA::UNKNOWN-ATOMS │ │ │ │ MAXIMA::MEQUALP MAXIMA::MAXIMA-BRANCH-ASIN MAXIMA::CPOLY-ERR │ │ │ │ - MAXIMA::TEXINIT-IMPL MAXIMA::START-GNUPLOT-PROCESS │ │ │ │ - MAXIMA::TAYAPPROX MAXIMA::CONSTCOEF MAXIMA::SCALARCLASS-LIST │ │ │ │ + MAXIMA::TEXINIT-IMPL MAXIMA::TAYAPPROX MAXIMA::CONSTCOEF │ │ │ │ + MAXIMA::START-GNUPLOT-PROCESS MAXIMA::SCALARCLASS-LIST │ │ │ │ MAXIMA::TRANSLATE-$MAX-$MIN MAXIMA::MAKCF MAXIMA::TDPN │ │ │ │ MAXIMA::MRELATIONP MAXIMA::RE-TAYLOR-RECURSE MAXIMA::FLMAXL │ │ │ │ MAXIMA::DBZS-ERR MAXIMA::LOG-GAMMA-LANCZOS │ │ │ │ MAXIMA::SIMPINF-PLUS MAXIMA::CMNULL │ │ │ │ - MAXIMA::NONNEGINTEGERP-IMPL CL-INFO::ENSURE-INFO-TABLES │ │ │ │ - MAXIMA::MACSYMA-SPECIAL-OP-P MAXIMA::RAT-NO-RATFAC │ │ │ │ - MAXIMA::SOME-FLOATP MAXIMA::MEVALP1 MAXIMA::GF-DATA-CHAR │ │ │ │ - MAXIMA::GETVALUE MAXIMA::GNUPLOT_SEND-IMPL MAXIMA::RANDOM-NAME │ │ │ │ - MAXIMA::OLDCONTENT MAXIMA::PRLAB MAXIMA::FACTCOMB-IMPL │ │ │ │ - MAXIMA::CONSTLAM MAXIMA::SCALARCLASS MAXIMA::GF-DLOG │ │ │ │ - MAXIMA::LBP COMMAND-LINE::CL-OPTION-ARGUMENT MAXIMA::STRGRIND │ │ │ │ - MAXIMA::TRACE_IT-IMPL MAXIMA::MAXIMA-RATIONALIZE MAXIMA::PDIS* │ │ │ │ - MAXIMA::ZERO-LIM MAXIMA::DET MAXIMA::OPFORMAT MAXIMA::PUNIVARP │ │ │ │ - BIGFLOAT::INTOFP MAXIMA::UNTREE MAXIMA::RPOLY-SL │ │ │ │ - MAXIMA::PMODROOT1 MAXIMA::CL-RAT-TO-MAXIMA MAXIMA::LCPRODL │ │ │ │ + MAXIMA::NONNEGINTEGERP-IMPL MAXIMA::RAT-NO-RATFAC │ │ │ │ + CL-INFO::ENSURE-INFO-TABLES MAXIMA::MACSYMA-SPECIAL-OP-P │ │ │ │ + MAXIMA::SOME-FLOATP MAXIMA::MEVALP1 MAXIMA::OLDCONTENT │ │ │ │ + MAXIMA::GF-DATA-CHAR MAXIMA::GETVALUE │ │ │ │ + MAXIMA::GNUPLOT_SEND-IMPL MAXIMA::PRLAB MAXIMA::RANDOM-NAME │ │ │ │ + MAXIMA::FACTCOMB-IMPL MAXIMA::CONSTLAM MAXIMA::SCALARCLASS │ │ │ │ + MAXIMA::GF-DLOG MAXIMA::LBP COMMAND-LINE::CL-OPTION-ARGUMENT │ │ │ │ + MAXIMA::STRGRIND MAXIMA::TRACE_IT-IMPL MAXIMA::DET │ │ │ │ + MAXIMA::PDIS* MAXIMA::MAXIMA-RATIONALIZE MAXIMA::ZERO-LIM │ │ │ │ + MAXIMA::OPFORMAT MAXIMA::PUNIVARP BIGFLOAT::INTOFP │ │ │ │ + MAXIMA::UNTREE MAXIMA::RPOLY-SL MAXIMA::PMODROOT1 │ │ │ │ + MAXIMA::CL-RAT-TO-MAXIMA MAXIMA::LCPRODL │ │ │ │ MAXIMA::GF-DATA-FS-ORD MAXIMA::MAX-P MAXIMA::ARRAY-MODE-@ │ │ │ │ MAXIMA::IN-DOMAIN-OF-ASIN MAXIMA::GF-PRIM-P │ │ │ │ MAXIMA::PROCLAIM-PROPERTY MAXIMA::PDECGDFRM MAXIMA::GF-DIFF │ │ │ │ MAXIMA::LISTARRAY MAXIMA::EVTILDEGLESS │ │ │ │ - MAXIMA::RISPLIT-SN-CN-DN MAXIMA::LOGNXP MAXIMA::MOPP │ │ │ │ + MAXIMA::RISPLIT-SN-CN-DN MAXIMA::MOPP MAXIMA::LOGNXP │ │ │ │ MAXIMA::PARSE-PREFIX MAXIMA::EF-DATA-ORD │ │ │ │ MAXIMA::GF-MAYBE-NORMAL-BASIS MAXIMA::COEFL MAXIMA::ONEVARP │ │ │ │ MAXIMA::GF_PRIMITIVE_P-IMPL MAXIMA::LIN-MEXPT MAXIMA::FASPRIN │ │ │ │ MAXIMA::PMONICIZE MAXIMA::INSERT-NECESSARY-FUNCTION-DECLARES │ │ │ │ MAXIMA::FPRATION1 MAXIMA::CLEAN-LIMIT-EXP MAXIMA::EVOD-MTIMES │ │ │ │ - MAXIMA::REMOVE-TRANSL-FUN-PROPS MAXIMA::MULTFACT │ │ │ │ - MAXIMA::UNTRANS-OP MAXIMA::NORM1 MAXIMA::COSBIGFLOAT │ │ │ │ - MAXIMA::ATOM-IMPL MAXIMA::GENERIC-AUTOLOAD MAXIMA::EVNUMP │ │ │ │ - MAXIMA::$SIXTH MAXIMA::KNOWN-PS MAXIMA::RGB-COLOR │ │ │ │ - MAXIMA::CREATE-LOBJS MAXIMA::OFF-ONE-TO-INF │ │ │ │ - MAXIMA::AIRY-DAI-COMPLEX MAXIMA::FIB-IMPL MAXIMA::TRACEMOD │ │ │ │ - MAXIMA::DATUM-LIM MAXIMA::CHECK-OPTION-PALETTE │ │ │ │ - MAXIMA::FULLSTRIP1 MAXIMA::SIMPNCT-ONEP MAXIMA::FPEXPM1 │ │ │ │ - MAXIMA::SRCONVERT1 MAXIMA::I-$DEPENDENCIES │ │ │ │ - MAXIMA::BFLOATP-IMPL MAXIMA::RFLOT MAXIMA::POP-PW │ │ │ │ - MAXIMA::SYMBOLS MAXIMA::ORDHACK MAXIMA::EF_NORMAL_P-IMPL │ │ │ │ - MAXIMA::REPLIST MAXIMA::EF_IRREDUCIBLE-IMPL │ │ │ │ - MAXIMA::INIT-PRIME-DIFFS MAXIMA::DISPGRADEFS │ │ │ │ - MAXIMA::GF-NORMAL-P MAXIMA::FANCYPAS MAXIMA::UNTRACE_IT-IMPL │ │ │ │ - MAXIMA::POS-NEG-P MAXIMA::ERRLFUN1 MAXIMA::ISP │ │ │ │ - MAXIMA::PGCDEXPON MAXIMA::PRIMEP-LUCAS MAXIMA::SINNX │ │ │ │ - MAXIMA::GVAR-LOGP MAXIMA::QUNIT-IMPL MAXIMA::RATFIX │ │ │ │ - MAXIMA::MXORLISTP MAXIMA::MAP-TRP MAXIMA::REMLABELS │ │ │ │ + MAXIMA::REMOVE-TRANSL-FUN-PROPS MAXIMA::MULTFACT MAXIMA::NORM1 │ │ │ │ + MAXIMA::UNTRANS-OP MAXIMA::COSBIGFLOAT MAXIMA::ATOM-IMPL │ │ │ │ + MAXIMA::GENERIC-AUTOLOAD MAXIMA::EVNUMP MAXIMA::$SIXTH │ │ │ │ + MAXIMA::KNOWN-PS MAXIMA::RGB-COLOR MAXIMA::CREATE-LOBJS │ │ │ │ + MAXIMA::OFF-ONE-TO-INF MAXIMA::AIRY-DAI-COMPLEX │ │ │ │ + MAXIMA::FIB-IMPL MAXIMA::TRACEMOD MAXIMA::DATUM-LIM │ │ │ │ + MAXIMA::CHECK-OPTION-PALETTE MAXIMA::FULLSTRIP1 │ │ │ │ + MAXIMA::SIMPNCT-ONEP MAXIMA::FPEXPM1 MAXIMA::SRCONVERT1 │ │ │ │ + MAXIMA::I-$DEPENDENCIES MAXIMA::RFLOT MAXIMA::BFLOATP-IMPL │ │ │ │ + MAXIMA::POP-PW MAXIMA::SYMBOLS MAXIMA::ORDHACK │ │ │ │ + MAXIMA::EF_NORMAL_P-IMPL MAXIMA::REPLIST │ │ │ │ + MAXIMA::EF_IRREDUCIBLE-IMPL MAXIMA::INIT-PRIME-DIFFS │ │ │ │ + MAXIMA::DISPGRADEFS MAXIMA::GF-NORMAL-P MAXIMA::FANCYPAS │ │ │ │ + MAXIMA::UNTRACE_IT-IMPL MAXIMA::POS-NEG-P MAXIMA::ERRLFUN1 │ │ │ │ + MAXIMA::ISP MAXIMA::PGCDEXPON MAXIMA::PRIMEP-LUCAS │ │ │ │ + MAXIMA::SINNX MAXIMA::GVAR-LOGP MAXIMA::MAP-TRP MAXIMA::RATFIX │ │ │ │ + MAXIMA::QUNIT-IMPL MAXIMA::MXORLISTP MAXIMA::REMLABELS │ │ │ │ MAXIMA::CHECK-OPTION-FORMAT │ │ │ │ MAXIMA::MANIFESTLY-PURE-IMAGINARY-P MAXIMA::TBIND │ │ │ │ MAXIMA::GF_L2P-IMPL MAXIMA::PARSE-POINTS-XY MAXIMA::HLINSOLVE │ │ │ │ MAXIMA::SNUMDEN MAXIMA::NPASK MAXIMA::TSTIMES-L-MULT │ │ │ │ MAXIMA::VALUE-MODE MAXIMA::EF-PRIM-P MAXIMA::LINEARCONST │ │ │ │ MAXIMA::GET_INDEX_PROPERTIES-IMPL MAXIMA::GET-STREAM-TRUENAME │ │ │ │ MAXIMA::BAD-FORM MAXIMA::FUNCTIONP MAXIMA::D-SUMSIGN │ │ │ │ MAXIMA::TR-LISP->LISP-DEFAULT MAXIMA::TC-STATE-P │ │ │ │ - MAXIMA::CALLAPPRS MAXIMA::TDNEG MAXIMA::SIMPNCT-ASSUMESCALARP │ │ │ │ - MAXIMA::PARTITION-NS MAXIMA::ELABEL │ │ │ │ + MAXIMA::CALLAPPRS MAXIMA::TDNEG MAXIMA::PARTITION-NS │ │ │ │ + MAXIMA::SIMPNCT-ASSUMESCALARP MAXIMA::ELABEL │ │ │ │ PREGEXP::PREGEXP-WHITESPACEP MAXIMA::M2-B*X+A MAXIMA::PACOEFP │ │ │ │ MAXIMA::DEFINITELY-SO MAXIMA::POISSUBSTCO1 MAXIMA::EPS-SIGN │ │ │ │ MAXIMA::RATBIGFLOAT MAXIMA::SUSPICIOUS-MPROGN-P │ │ │ │ - MAXIMA::M2-EXP-TYPE-9 MAXIMA::MODE MAXIMA::GF-DATA-RED │ │ │ │ - MAXIMA::VISIBLEP MAXIMA::RDIS MAXIMA::FPASIN MAXIMA::COMPE │ │ │ │ - MAXIMA::NEWVAR1 MAXIMA::EF_L2N-IMPL MAXIMA::INLIST3 │ │ │ │ - MAXIMA::DECIMALSIN MAXIMA::LABELS-IMPL MAXIMA::COMPLEXNUMP │ │ │ │ - MAXIMA::SCAN-TOKEN MAXIMA::RENUMBER-TLIST MAXIMA::SPC2 │ │ │ │ + MAXIMA::M2-EXP-TYPE-9 MAXIMA::MODE MAXIMA::VISIBLEP │ │ │ │ + MAXIMA::RDIS MAXIMA::GF-DATA-RED MAXIMA::FPASIN MAXIMA::COMPE │ │ │ │ + MAXIMA::COMPLEXNUMP MAXIMA::INLIST3 MAXIMA::EF_L2N-IMPL │ │ │ │ + MAXIMA::DECIMALSIN MAXIMA::NEWVAR1 MAXIMA::LABELS-IMPL │ │ │ │ + MAXIMA::RENUMBER-TLIST MAXIMA::SCAN-TOKEN MAXIMA::SPC2 │ │ │ │ COMMAND-LINE::PRINT-HELP-STRING MAXIMA::C*LOGS │ │ │ │ - MAXIMA::I-$REMOVE MAXIMA::DIRECTORY-IMPL │ │ │ │ - BIGFLOAT::RUNNING-ERROR-FACTORIAL MAXIMA::%I-OUT-OF-DENOM │ │ │ │ - MAXIMA::FREEVNZ MAXIMA::DEFSTRUCT-TRANSLATE │ │ │ │ + MAXIMA::I-$REMOVE BIGFLOAT::RUNNING-ERROR-FACTORIAL │ │ │ │ + MAXIMA::DIRECTORY-IMPL MAXIMA::FREEVNZ │ │ │ │ + MAXIMA::DEFSTRUCT-TRANSLATE MAXIMA::%I-OUT-OF-DENOM │ │ │ │ MAXIMA::KILLVARDEGSN MAXIMA::STYO MAXIMA::ROUNDROOTS1 │ │ │ │ MAXIMA::NISNUMBERPICKER MAXIMA::PARP MAXIMA::NEWDET-IMPL │ │ │ │ MAXIMA::DENOM1 MAXIMA::NOTERMS MAXIMA::MODEDECLARE-INTERNAL │ │ │ │ MAXIMA::SP3FORM1 MAXIMA::MAKE-VALUES MAXIMA::MEVENP │ │ │ │ - MAXIMA::OPTRIG MAXIMA::MACSYMA-NAMESTRING-SUB MAXIMA::EZEROP │ │ │ │ - MAXIMA::EVEN MAXIMA::KDR MAXIMA::LIM-ABS │ │ │ │ + MAXIMA::OPTRIG MAXIMA::MACSYMA-NAMESTRING-SUB MAXIMA::EVEN │ │ │ │ + MAXIMA::EZEROP MAXIMA::KDR MAXIMA::LIM-ABS │ │ │ │ COMMAND-LINE::CL-OPTION-HELP-STRING MAXIMA::FINDBE │ │ │ │ MAXIMA::TELLRATDISP MAXIMA::ON-NEGATIVE-REAL-AXISP │ │ │ │ MAXIMA::ZEROP-IN-L MAXIMA::M2-EXP-TYPE-6 MAXIMA::SIN% │ │ │ │ PREGEXP::PREGEXP-MAKE-BACKREF-LIST MAXIMA::ONEP │ │ │ │ MAXIMA::TBOUNDP MAXIMA::PARSE-ELEVATION │ │ │ │ BIGFLOAT::RUNNING-ERROR-ABS MAXIMA::CFEXPAND │ │ │ │ - MAXIMA::TRANSLATE-FUNCTION MAXIMA::PSFIND-S1 │ │ │ │ - MAXIMA::LIN-MTIMES MAXIMA::PRIMCYCLO MAXIMA::PSLOG2 │ │ │ │ - MAXIMA::RZCONTENT MAXIMA::CFACTORW MAXIMA::FINDP │ │ │ │ - MAXIMA::PIRREDP MAXIMA::TOTIENT-WITH-FACTORS MAXIMA::SANDMAP │ │ │ │ - MAXIMA::SET-FULL-LINEINFO MAXIMA::REMOVE_PLOT_OPTION-IMPL │ │ │ │ - MAXIMA::MAKRAT MAXIMA::GF-DATA? MAXIMA::EXPLODE │ │ │ │ - MAXIMA::MONOM->FACL MAXIMA::TAYLOR-INFO MAXIMA::MFACPPLUS │ │ │ │ - MAXIMA::AIRY-BI-COMPLEX MAXIMA::FPENTIER MAXIMA::CRECIP │ │ │ │ - MAXIMA::ADJOIN-TVAR MAXIMA::MPARAM MAXIMA::TESTP │ │ │ │ - MAXIMA::MNCTIMESP MAXIMA::ETF MAXIMA::KAAR MAXIMA::GF-DATA-FSX │ │ │ │ - MAXIMA::FLOATFACT MAXIMA::XCHDIR MAXIMA::PALGP │ │ │ │ - MAXIMA::*RULECHK MAXIMA::GETEXP MAXIMA::MXORLISTP1 │ │ │ │ - MAXIMA::FACTCOMBPLUS MAXIMA::CUNMRK MAXIMA::EF-DATA-EXP │ │ │ │ - MAXIMA::GCSQR MAXIMA::POLY->PS MAXIMA::COPY-IMPL │ │ │ │ - MAXIMA::NOUNIFY-IMPL MAXIMA::SLASH MAXIMA::POINTTYPEP │ │ │ │ - MAXIMA::LGCSIMPLEP MAXIMA::TEX-STRING MAXIMA::LOGMABS │ │ │ │ - MAXIMA::GETVARDEGS MAXIMA::CHECKED-OR │ │ │ │ + MAXIMA::TRANSLATE-FUNCTION MAXIMA::PSFIND-S1 MAXIMA::PRIMCYCLO │ │ │ │ + MAXIMA::LIN-MTIMES MAXIMA::PSLOG2 MAXIMA::RZCONTENT │ │ │ │ + MAXIMA::CFACTORW MAXIMA::FINDP MAXIMA::PIRREDP │ │ │ │ + MAXIMA::TOTIENT-WITH-FACTORS MAXIMA::SET-FULL-LINEINFO │ │ │ │ + MAXIMA::REMOVE_PLOT_OPTION-IMPL MAXIMA::SANDMAP MAXIMA::MAKRAT │ │ │ │ + MAXIMA::GF-DATA? MAXIMA::EXPLODE MAXIMA::MONOM->FACL │ │ │ │ + MAXIMA::TAYLOR-INFO MAXIMA::MFACPPLUS MAXIMA::AIRY-BI-COMPLEX │ │ │ │ + MAXIMA::FPENTIER MAXIMA::CRECIP MAXIMA::ADJOIN-TVAR │ │ │ │ + MAXIMA::MPARAM MAXIMA::TESTP MAXIMA::MNCTIMESP MAXIMA::KAAR │ │ │ │ + MAXIMA::ETF MAXIMA::*RULECHK MAXIMA::GF-DATA-FSX │ │ │ │ + MAXIMA::FLOATFACT MAXIMA::XCHDIR MAXIMA::PALGP MAXIMA::GETEXP │ │ │ │ + MAXIMA::FACTCOMBPLUS MAXIMA::MXORLISTP1 MAXIMA::CUNMRK │ │ │ │ + MAXIMA::EF-DATA-EXP MAXIMA::GCSQR MAXIMA::POLY->PS │ │ │ │ + MAXIMA::COPY-IMPL MAXIMA::NOUNIFY-IMPL MAXIMA::SLASH │ │ │ │ + MAXIMA::POINTTYPEP MAXIMA::LGCSIMPLEP MAXIMA::TEX-STRING │ │ │ │ + MAXIMA::LOGMABS MAXIMA::GETVARDEGS MAXIMA::CHECKED-OR │ │ │ │ MAXIMA::ZN_FACTOR_GENERATORS-IMPL MAXIMA::PROC-$TELLSIMP │ │ │ │ MAXIMA::MACSYMA-SPECIAL-MACRO-P MAXIMA::SPC0 MAXIMA::TMEVAL │ │ │ │ MAXIMA::BIGFLOAT-OR-NUMBER-P MAXIMA::LIST-HASH-PAIRS │ │ │ │ MAXIMA::LEADTERM MAXIMA::FILESTRIP │ │ │ │ - MAXIMA::PLOT-SET-GNUPLOT-SCRIPT-FILE-NAME MAXIMA::ATANTF │ │ │ │ - MAXIMA::SHOW-EXP MAXIMA::EVEN1 MAXIMA::SEMANTICS │ │ │ │ - MAXIMA::COMPPI MAXIMA::CHECKRAT MAXIMA::RAT8PRIME │ │ │ │ - MAXIMA::TDPOS MAXIMA::MDEFLISTP MAXIMA::FIXFLOAT │ │ │ │ - MAXIMA::FLOAT-NAN-P MAXIMA::EF_NEG-IMPL MAXIMA::FACTCOMB1 │ │ │ │ - MAXIMA::INCR1 MAXIMA::PSEXPT-FN MAXIMA::MATCHECK │ │ │ │ - MAXIMA::FACTOR72 MAXIMA::IMPLODE MAXIMA::NMTERMS │ │ │ │ - MAXIMA::TMREARRAY MAXIMA::SPECREPP MAXIMA::BASELIST │ │ │ │ - MAXIMA::RESTORE-FACTS MAXIMA::FUMCHECK MAXIMA::AIRY-AI-COMPLEX │ │ │ │ - MAXIMA::SIGN-ANY MAXIMA::MEMQARGS MAXIMA::MINMAXP │ │ │ │ - MAXIMA::FNEWVAR MAXIMA::HYP-NEGP-IN-L MAXIMA::SINRX │ │ │ │ - MAXIMA::PFREEOFMAINVARSP MAXIMA::EXTENDED-REAL-P │ │ │ │ - MAXIMA::PTERMCONT MAXIMA::MGENARRAY-TYPE MAXIMA::FPSQRT │ │ │ │ - MAXIMA::FPPOSP MAXIMA::MAXCOEF1 MAXIMA::PARSE-INTEGER-OR-SIGN │ │ │ │ + MAXIMA::PLOT-SET-GNUPLOT-SCRIPT-FILE-NAME MAXIMA::SHOW-EXP │ │ │ │ + MAXIMA::ATANTF MAXIMA::EVEN1 MAXIMA::SEMANTICS MAXIMA::COMPPI │ │ │ │ + MAXIMA::CHECKRAT MAXIMA::RAT8PRIME MAXIMA::TDPOS │ │ │ │ + MAXIMA::MDEFLISTP MAXIMA::FIXFLOAT MAXIMA::FLOAT-NAN-P │ │ │ │ + MAXIMA::FACTCOMB1 MAXIMA::EF_NEG-IMPL MAXIMA::INCR1 │ │ │ │ + MAXIMA::MATCHECK MAXIMA::PSEXPT-FN MAXIMA::FACTOR72 │ │ │ │ + MAXIMA::IMPLODE MAXIMA::NMTERMS MAXIMA::SPECREPP │ │ │ │ + MAXIMA::TMREARRAY MAXIMA::BASELIST MAXIMA::RESTORE-FACTS │ │ │ │ + MAXIMA::FUMCHECK MAXIMA::AIRY-AI-COMPLEX MAXIMA::SIGN-ANY │ │ │ │ + MAXIMA::MEMQARGS MAXIMA::MINMAXP MAXIMA::HYP-NEGP-IN-L │ │ │ │ + MAXIMA::FNEWVAR MAXIMA::SINRX MAXIMA::EXTENDED-REAL-P │ │ │ │ + MAXIMA::PFREEOFMAINVARSP MAXIMA::PTERMCONT │ │ │ │ + MAXIMA::MGENARRAY-TYPE MAXIMA::FPSQRT MAXIMA::FPPOSP │ │ │ │ + MAXIMA::MAXCOEF1 MAXIMA::PARSE-INTEGER-OR-SIGN │ │ │ │ MAXIMA::FACTORNUMBER MAXIMA::IR-OR-EXTEND MAXIMA::PRODNUMDEN │ │ │ │ - MAXIMA::IFACTORS-IMPL BIGFLOAT::RUNNING-ERROR-CONJUGATE │ │ │ │ + BIGFLOAT::RUNNING-ERROR-CONJUGATE MAXIMA::IFACTORS-IMPL │ │ │ │ MAXIMA::TANSC MAXIMA::EF-DATA-FSX MAXIMA::EF-GF-FIELD? │ │ │ │ MAXIMA::EF_NORMAL_BASIS-IMPL MAXIMA::HASHER MAXIMA::FINDIT │ │ │ │ MAXIMA::SIMPNCT-POWER MAXIMA::GF-DATA-PRIM │ │ │ │ - MAXIMA::$IS-BOOLE-VERIFY MAXIMA::GET-LISP-FUN-TYPE │ │ │ │ - MAXIMA::GF_TRACE-IMPL MAXIMA::GF_INV-IMPL MAXIMA::COMBINEY1 │ │ │ │ - MAXIMA::PFLOATP1 MAXIMA::TMPIVOT-ISOLATE MAXIMA::PSLOG │ │ │ │ - MAXIMA::SIMPLIFY-LOG-OF-EXP MAXIMA::GOODFORM MAXIMA::MAKSTRING │ │ │ │ - MAXIMA::HAS-REPEAT MAXIMA::SPC4 MAXIMA::EF-PTH-CROOT │ │ │ │ - MAXIMA::ROOTSORT MAXIMA::PMONZ MAXIMA::%TO$ MAXIMA::NORM │ │ │ │ - BIGFLOAT::RUNNING-ERROR-PROD MAXIMA::EF-RED? │ │ │ │ - MAXIMA::COMPLEXITY PREGEXP::PREGEXP-CHAR-WORD? │ │ │ │ + MAXIMA::GET-LISP-FUN-TYPE MAXIMA::$IS-BOOLE-VERIFY │ │ │ │ + MAXIMA::GF_TRACE-IMPL MAXIMA::GF_INV-IMPL MAXIMA::PFLOATP1 │ │ │ │ + MAXIMA::COMBINEY1 MAXIMA::TMPIVOT-ISOLATE │ │ │ │ + MAXIMA::SIMPLIFY-LOG-OF-EXP MAXIMA::PSLOG MAXIMA::GOODFORM │ │ │ │ + MAXIMA::MAKSTRING MAXIMA::HAS-REPEAT MAXIMA::SPC4 │ │ │ │ + MAXIMA::EF-PTH-CROOT MAXIMA::ROOTSORT MAXIMA::PMONZ │ │ │ │ + MAXIMA::%TO$ MAXIMA::NORM BIGFLOAT::RUNNING-ERROR-PROD │ │ │ │ + MAXIMA::EF-RED? MAXIMA::COMPLEXITY PREGEXP::PREGEXP-CHAR-WORD? │ │ │ │ MAXIMA::M2-EXP-TYPE-8 MAXIMA::FPLOG1P MAXIMA::NEGINP │ │ │ │ MAXIMA::%E-RIGHT-PLACEP MAXIMA::FACTOR1972 │ │ │ │ MAXIMA::MACSYMA-TIMER MAXIMA::SUBFUNNAME MAXIMA::FINDS │ │ │ │ MAXIMA::FREEVAR0 MAXIMA::NRETFACTOR1 MAXIMA::VARIABLE-P │ │ │ │ MAXIMA::RATIONALIZER MAXIMA::FLATTEN-IMPL MAXIMA::ALGP │ │ │ │ MAXIMA::UNDEFINE-SYMBOL MAXIMA::FACT5MOD MAXIMA::MEQHK │ │ │ │ MAXIMA::SETP-IMPL MAXIMA::$MAYBE-BOOLE-EVAL │ │ │ │ MAXIMA::NONSCALARP-IMPL MAXIMA::PWEIGHT │ │ │ │ - MAXIMA::EF-DATA-X^Q-POWERS MAXIMA::TSLOG MAXIMA::STRIPDOLLAR │ │ │ │ - SYSTEM::SHORT-NAME SYSTEM::CMOD MAXIMA::MIDPNT MAXIMA::NODEP │ │ │ │ - MAXIMA::PMODROOT MAXIMA::DISPMATCHDECLARES MAXIMA::MEXPLODEN │ │ │ │ - MAXIMA::CONSTANTP-IMPL MAXIMA::TBOUND-FREE-VARS │ │ │ │ - MAXIMA::LIM-MINUS MAXIMA::DISTINCT-NONZERO-ROOTS-P │ │ │ │ - MAXIMA::EXPLODEN-FORMAT-FLOAT MAXIMA::ADD-POINT MAXIMA::MNUMP │ │ │ │ - MAXIMA::PMAKE MAXIMA::FULLSETIFY-IMPL MAXIMA::PFACTOR11 │ │ │ │ - MAXIMA::COMPATTLIST MAXIMA::FXSHFR-SL MAXIMA::SUBVARDLG │ │ │ │ - MAXIMA::NISLETSIMP MAXIMA::TRACE-FSYMEVAL MAXIMA::DPDERIV │ │ │ │ - MAXIMA::TMKILLARRAY MAXIMA::OLDREP MAXIMA::M2-EXP-TYPE-10-1 │ │ │ │ - MAXIMA::TRP-MLEQP MAXIMA::TDZERO MAXIMA::CPBER1 │ │ │ │ - MAXIMA::LEADCOEFFICIENT MAXIMA::TRUEP MAXIMA::BIGFLOAT-PREC │ │ │ │ - MAXIMA::ASKINVER MAXIMA::EXPINTEGRAL-SI │ │ │ │ - MAXIMA::MACSYMA-UNTIMER MAXIMA::VRSHFT-SL MAXIMA::BX**N+A │ │ │ │ - MAXIMA::NZETAR-IMPL MAXIMA::DTRANSLATE MAXIMA::AT1 │ │ │ │ - MAXIMA::TAYTORAT-IMPL MAXIMA::MAPATOM-IMPL │ │ │ │ - MAXIMA::TRP-MNOTEQUAL MAXIMA::GF-RED? MAXIMA::BF-NOSHFT-SL │ │ │ │ - MAXIMA::TOTIENT-FROM-FACTORS MAXIMA::POISCHANGESIGN │ │ │ │ - MAXIMA::TMMAXP MAXIMA::GF-X2P MAXIMA::CHECK-NONINTEGER-FACTS │ │ │ │ - MAXIMA::EF-DATA-FS-ORD MAXIMA::TYOTBSP │ │ │ │ - MAXIMA::SIMPNCT-SC-OR-CONST-P MAXIMA::TRANSLATE │ │ │ │ - MAXIMA::KILLCONTEXT MAXIMA::NEGP MAXIMA::FIXUPREST │ │ │ │ - MAXIMA::ATTEMPT-TRANSLATE-RANDOM-MACRO-OP │ │ │ │ + MAXIMA::EF-DATA-X^Q-POWERS MAXIMA::TSLOG SYSTEM::SHORT-NAME │ │ │ │ + MAXIMA::STRIPDOLLAR MAXIMA::MIDPNT SYSTEM::CMOD MAXIMA::NODEP │ │ │ │ + MAXIMA::PMODROOT MAXIMA::DISPMATCHDECLARES │ │ │ │ + MAXIMA::CONSTANTP-IMPL MAXIMA::MEXPLODEN │ │ │ │ + MAXIMA::TBOUND-FREE-VARS MAXIMA::LIM-MINUS │ │ │ │ + MAXIMA::DISTINCT-NONZERO-ROOTS-P MAXIMA::ADD-POINT │ │ │ │ + MAXIMA::EXPLODEN-FORMAT-FLOAT MAXIMA::MNUMP MAXIMA::PMAKE │ │ │ │ + MAXIMA::FULLSETIFY-IMPL MAXIMA::PFACTOR11 MAXIMA::FXSHFR-SL │ │ │ │ + MAXIMA::COMPATTLIST MAXIMA::SUBVARDLG MAXIMA::NISLETSIMP │ │ │ │ + MAXIMA::TRACE-FSYMEVAL MAXIMA::DPDERIV MAXIMA::OLDREP │ │ │ │ + MAXIMA::TMKILLARRAY MAXIMA::TRP-MLEQP MAXIMA::M2-EXP-TYPE-10-1 │ │ │ │ + MAXIMA::LEADCOEFFICIENT MAXIMA::TDZERO MAXIMA::CPBER1 │ │ │ │ + MAXIMA::BIGFLOAT-PREC MAXIMA::TRUEP MAXIMA::ASKINVER │ │ │ │ + MAXIMA::EXPINTEGRAL-SI MAXIMA::MACSYMA-UNTIMER │ │ │ │ + MAXIMA::VRSHFT-SL MAXIMA::BX**N+A MAXIMA::NZETAR-IMPL │ │ │ │ + MAXIMA::DTRANSLATE MAXIMA::AT1 MAXIMA::TAYTORAT-IMPL │ │ │ │ + MAXIMA::MAPATOM-IMPL MAXIMA::TRP-MNOTEQUAL MAXIMA::GF-RED? │ │ │ │ + MAXIMA::BF-NOSHFT-SL MAXIMA::TOTIENT-FROM-FACTORS │ │ │ │ + MAXIMA::POISCHANGESIGN MAXIMA::TMMAXP MAXIMA::GF-X2P │ │ │ │ + MAXIMA::CHECK-NONINTEGER-FACTS MAXIMA::TYOTBSP │ │ │ │ + MAXIMA::EF-DATA-FS-ORD MAXIMA::SIMPNCT-SC-OR-CONST-P │ │ │ │ + MAXIMA::TRANSLATE MAXIMA::KILLCONTEXT MAXIMA::NEGP │ │ │ │ + MAXIMA::FIXUPREST MAXIMA::ATTEMPT-TRANSLATE-RANDOM-MACRO-OP │ │ │ │ MAXIMA::M2-EXP-TYPE-4-1 MAXIMA::MUNBIND MAXIMA::RE-TAYLOR │ │ │ │ MAXIMA::MSETQP MAXIMA::FUNCLOGOR%E MAXIMA::REMOV │ │ │ │ MAXIMA::M2-A*X+B/C*X+D MAXIMA::GET-LINEINFO MAXIMA::CPBERL │ │ │ │ MAXIMA::BF-CPOLY-ERR MAXIMA::LISTP-IMPL MAXIMA::MMINUSP* │ │ │ │ - MAXIMA::OPIDENT MAXIMA::MOPSTRIP MAXIMA::META-OUTPUT │ │ │ │ - MAXIMA::PROC-$TELLSIMPAFTER MAXIMA::ECHELON1 MAXIMA::SP2LOG │ │ │ │ - MAXIMA::FACTOR-IF-SMALL MAXIMA::MMAPEV MAXIMA::ALPHABETP │ │ │ │ - MAXIMA::D-PRODSIGN MAXIMA::RMCONST1 MAXIMA::LOAD-AND-TELL │ │ │ │ - MAXIMA::INTP MAXIMA::VFVP MAXIMA::BIQUADP1 │ │ │ │ - MAXIMA::READ-COMMAND-TOKEN MAXIMA::MAKELABEL │ │ │ │ + MAXIMA::OPIDENT MAXIMA::META-OUTPUT MAXIMA::MOPSTRIP │ │ │ │ + MAXIMA::PROC-$TELLSIMPAFTER MAXIMA::ECHELON1 │ │ │ │ + MAXIMA::FACTOR-IF-SMALL MAXIMA::MMAPEV MAXIMA::SP2LOG │ │ │ │ + MAXIMA::INTP MAXIMA::ALPHABETP MAXIMA::D-PRODSIGN │ │ │ │ + MAXIMA::LOAD-AND-TELL MAXIMA::RMCONST1 MAXIMA::VFVP │ │ │ │ + MAXIMA::BIQUADP1 MAXIMA::READ-COMMAND-TOKEN MAXIMA::MAKELABEL │ │ │ │ MAXIMA::POISCOSINE MAXIMA::FPSIN1 MAXIMA::PDISREP+ │ │ │ │ MAXIMA::EVOD-MEXPT MAXIMA::CALLSOLVE MAXIMA::LAST-IMPL │ │ │ │ MAXIMA::DBZ-ERR1 MAXIMA::POLYGON-EDGES MAXIMA::FACTXN-1 │ │ │ │ - MAXIMA::RATWTSETUP MAXIMA::MAKE-LONG-LIST MAXIMA::PDISREP*CHK │ │ │ │ - MAXIMA::IS MAXIMA::PRODUCT-WITH-INNER-SCALARP │ │ │ │ - MAXIMA::SOLVECUBIC MAXIMA::TSTACK-SLOT-MODE MAXIMA::MSPECFUNP │ │ │ │ - MAXIMA::NEWGCDL MAXIMA::FLOAT-OR-BIGFLOAT-P MAXIMA::MAXNORM │ │ │ │ + MAXIMA::RATWTSETUP MAXIMA::MAKE-LONG-LIST MAXIMA::IS │ │ │ │ + MAXIMA::PDISREP*CHK MAXIMA::PRODUCT-WITH-INNER-SCALARP │ │ │ │ + MAXIMA::SOLVECUBIC MAXIMA::TSTACK-SLOT-MODE MAXIMA::NEWGCDL │ │ │ │ + MAXIMA::MSPECFUNP MAXIMA::FLOAT-OR-BIGFLOAT-P MAXIMA::MAXNORM │ │ │ │ MAXIMA::DOUTERN MAXIMA::TRP-$NOTEQUAL MAXIMA::RATINVERT │ │ │ │ MAXIMA::STRING* MAXIMA::MRECORD-KILL │ │ │ │ MAXIMA::UFACT-STRIP-ZEROES MAXIMA::CHEBYLI2 │ │ │ │ BIGFLOAT::RUNNING-ERROR-ATAN2 MAXIMA::WRITEFILE-IMPL │ │ │ │ - MAXIMA::OBJECT-FOR-DISPLAY-HACK MAXIMA::POISSINE │ │ │ │ - MAXIMA::PMINDEGVEC MAXIMA::SOME-BFLOATP MAXIMA::RAINV │ │ │ │ + MAXIMA::OBJECT-FOR-DISPLAY-HACK MAXIMA::PMINDEGVEC │ │ │ │ + MAXIMA::POISSINE MAXIMA::SOME-BFLOATP MAXIMA::RAINV │ │ │ │ MAXIMA::MACSIMP MAXIMA::GET-FIRST-CHAR MAXIMA::LOWDEG │ │ │ │ MAXIMA::TEX-DABBREV MAXIMA::AXESOPTIONP MAXIMA::FACTOROUT │ │ │ │ MAXIMA::TEX-TRY-SYM MAXIMA::RATALGDENOM MAXIMA::GF_MATINV-IMPL │ │ │ │ MAXIMA::COMP-BF%GAMMA MAXIMA::MGENARRAY-ASET MAXIMA::ODD1 │ │ │ │ - MAXIMA::PASCAL MAXIMA::BX**N MAXIMA::PGET MAXIMA::PUTONLOGLIST │ │ │ │ - MAXIMA::EXP-C*LOGS MAXIMA::SIGN-MTIMES MAXIMA::M$EXP? │ │ │ │ - MAXIMA::APPENDFILE-IMPL MAXIMA::POISSUBST1C MAXIMA::P11 │ │ │ │ + MAXIMA::PASCAL MAXIMA::BX**N MAXIMA::PUTONLOGLIST MAXIMA::PGET │ │ │ │ + MAXIMA::EXP-C*LOGS MAXIMA::SIGN-MTIMES MAXIMA::P11 │ │ │ │ + MAXIMA::M$EXP? MAXIMA::APPENDFILE-IMPL MAXIMA::POISSUBST1C │ │ │ │ MAXIMA::FIXEDMATCHP MAXIMA::INTEGER-PARTITIONS │ │ │ │ MAXIMA::SUM-OF-INTSP MAXIMA::ASKSIGN-P-OR-N │ │ │ │ MAXIMA::STRIP-LINEINFO MAXIMA::MAKE-DEFINT-ASSUMPTIONS │ │ │ │ MAXIMA::SPECIALP MAXIMA::POISSQUARE-IMPL MAXIMA::REMOVEALG │ │ │ │ MAXIMA::SUBFUNSUBS MAXIMA::LOGQUAD0 MAXIMA::LOG-N │ │ │ │ MAXIMA::EXPINTEGRAL-LI MAXIMA::EF-DLOG MAXIMA::ABEQ1 │ │ │ │ MAXIMA::CONSTA MAXIMA::INTDIFF-VARS-IN-EXPR │ │ │ │ BIGFLOAT::RUNNING-ERROR-REALPART MAXIMA::NONZERP │ │ │ │ - MAXIMA::CHECK-LIST-PLOT3D MAXIMA::TRP-MGREATERP MAXIMA::DSRL │ │ │ │ - MAXIMA::I-$REMVALUE MAXIMA::%E-INTEGER-COEFF │ │ │ │ + MAXIMA::CHECK-LIST-PLOT3D MAXIMA::TRP-MGREATERP │ │ │ │ + MAXIMA::I-$REMVALUE MAXIMA::DSRL MAXIMA::%E-INTEGER-COEFF │ │ │ │ MAXIMA::DECODE_FLOAT-IMPL MAXIMA::EQUAL-FACTS-SIMP │ │ │ │ MAXIMA::TRAILING-ZEROS-REGEX-F-1 MAXIMA::DEFS MAXIMA::LISTARGP │ │ │ │ MAXIMA::ENSURE-READABLY-PRINTABLE-STRING MAXIMA::CHECKENCODE │ │ │ │ MAXIMA::PUTODR MAXIMA::SKIP-DECLARE-EXPRS MAXIMA::TEXWORD │ │ │ │ - MAXIMA::FACTORLOGS MAXIMA::TRIGFREE MAXIMA::SOLVECASE │ │ │ │ - MAXIMA::NMR MAXIMA::UNTRUE MAXIMA::MEVALARGS │ │ │ │ + MAXIMA::FACTORLOGS MAXIMA::TRIGFREE MAXIMA::NMR │ │ │ │ + MAXIMA::MEVALARGS MAXIMA::SOLVECASE MAXIMA::UNTRUE │ │ │ │ MAXIMA::TRAILING-ZEROS-REGEX-E-1 MAXIMA::AMPERCHK │ │ │ │ MAXIMA::TEX-RBP MAXIMA::PROPERTIES MAXIMA::PMINUS │ │ │ │ MAXIMA::BIGFLOATP MAXIMA::LINE-INFO-FILE │ │ │ │ MAXIMA::CF-BACK-RECURRENCE MAXIMA::MOP MAXIMA::ADJOIN-PVAR │ │ │ │ MAXIMA::DINTERN MAXIMA::REDUCE-VAR-SET MAXIMA::PLYGAM-ORD │ │ │ │ MAXIMA::NO-SING-ERR MAXIMA::POSSIBLE-PREDICATE-OP-P │ │ │ │ MAXIMA::MAPATOM MAXIMA::SIGN-POSFUN MAXIMA::TRANSPOSE │ │ │ │ MAXIMA::GET-TEX-ENVIRONMENT MAXIMA::ERRSET-NAMESTRING │ │ │ │ MAXIMA::EF_PRIMITIVE_P-IMPL MAXIMA::PKRONECK MAXIMA::OBTAINABM │ │ │ │ MAXIMA::ROT* MAXIMA::LOFACTORS MAXIMA::REMOVE-MULT │ │ │ │ - MAXIMA::HYP-NEGP MAXIMA::M2-EXP-TYPE-7-1 MAXIMA::PFACTOR │ │ │ │ + MAXIMA::M2-EXP-TYPE-7-1 MAXIMA::PFACTOR MAXIMA::HYP-NEGP │ │ │ │ MAXIMA::M2-LOG-EXP-1 MAXIMA::TRIGP MAXIMA::KILL1-ATOM │ │ │ │ MAXIMA::CHECK-OPTION-TRANSFORM MAXIMA::ALG │ │ │ │ MAXIMA::RISPLIT-NOUN MAXIMA::CFDISREP-IMPL MAXIMA::TELLRAT1 │ │ │ │ - MAXIMA::PARSE-BUG-ERR COMMAND-LINE::CL-OPTION-P │ │ │ │ - MAXIMA::POISINT4 MAXIMA::TMS-FORMAT-PRODUCT │ │ │ │ - MAXIMA::COMPLICATED MAXIMA::DEBUGMODE-IMPL MAXIMA::LEADALGCOEF │ │ │ │ - MAXIMA::TC-STATE-ROW1-RELATIONS MAXIMA::$THIRD │ │ │ │ - MAXIMA::CLEAR-LOBJS MAXIMA::XMAXIMA-PALETTE MAXIMA::TVAR? │ │ │ │ - MAXIMA::ADISPLINE MAXIMA::LENGTH-IMPL MAXIMA::GEN-POINT │ │ │ │ - MAXIMA::CHECK-OPTION-BOOLE MAXIMA::ROOT-BOUND │ │ │ │ - MAXIMA::RISPLIT-MPLUS MAXIMA::MATRIXP-IMPL MAXIMA::CFRATSIMP │ │ │ │ - MAXIMA::ESTCHECK MAXIMA::CFMIN MAXIMA::CHECK-RANGE │ │ │ │ - MAXIMA::CHECK-OPTION-LEVELS MAXIMA::UNMRK MAXIMA::SIGN01 │ │ │ │ - MAXIMA::PREMTERM-ERR MAXIMA::LEADING-COEF MAXIMA::RATMIN │ │ │ │ - MAXIMA::TIMEORG MAXIMA::FILE_TYPE-IMPL │ │ │ │ + COMMAND-LINE::CL-OPTION-P MAXIMA::PARSE-BUG-ERR │ │ │ │ + MAXIMA::POISINT4 MAXIMA::COMPLICATED │ │ │ │ + MAXIMA::TMS-FORMAT-PRODUCT MAXIMA::DEBUGMODE-IMPL │ │ │ │ + MAXIMA::LEADALGCOEF MAXIMA::TC-STATE-ROW1-RELATIONS │ │ │ │ + MAXIMA::CLEAR-LOBJS MAXIMA::$THIRD MAXIMA::XMAXIMA-PALETTE │ │ │ │ + MAXIMA::TVAR? MAXIMA::ADISPLINE MAXIMA::GEN-POINT │ │ │ │ + MAXIMA::CHECK-OPTION-BOOLE MAXIMA::LENGTH-IMPL │ │ │ │ + MAXIMA::ROOT-BOUND MAXIMA::RISPLIT-MPLUS MAXIMA::MATRIXP-IMPL │ │ │ │ + MAXIMA::CFRATSIMP MAXIMA::ESTCHECK MAXIMA::CFMIN │ │ │ │ + MAXIMA::CHECK-RANGE MAXIMA::UNMRK MAXIMA::CHECK-OPTION-LEVELS │ │ │ │ + MAXIMA::SIGN01 MAXIMA::PREMTERM-ERR MAXIMA::LEADING-COEF │ │ │ │ + MAXIMA::RATMIN MAXIMA::TIMEORG MAXIMA::FILE_TYPE-IMPL │ │ │ │ MAXIMA::FOR-EVAL-THEN-MQUOTE-SIMP-ARGL MAXIMA::PRIMEP │ │ │ │ - MAXIMA::FRPOLY? MAXIMA::POISNEGPRED MAXIMA::QUOTE-STRINGS │ │ │ │ - MAXIMA::TAYLORP-IMPL MAXIMA::SEPARC MAXIMA::EF-DATA-FSX-BASE-Q │ │ │ │ - MAXIMA::PUREPROD MAXIMA::D-INTEGRALSIGN │ │ │ │ - MAXIMA::PARSE-CONDITION MAXIMA::PSDP MAXIMA::MAYBE-REALPART │ │ │ │ - MAXIMA::MAKE-EQUAL-HASH-TABLE MAXIMA::EF_INV-IMPL │ │ │ │ - MAXIMA::PERMUTATIONS-IMPL MAXIMA::TVAR-LIM MAXIMA::SPC7 │ │ │ │ - MAXIMA::MIN-P MAXIMA::TSBASE-COMB MAXIMA::FLOAT_PRECISION-IMPL │ │ │ │ - MAXIMA::CONSTTERMP MAXIMA::IDENTITY-IMPL MAXIMA::$SEVENTH │ │ │ │ - MAXIMA::EF-FIELD? MAXIMA::CSIGN-IMPL MAXIMA::REALPART-IMPL │ │ │ │ - MAXIMA::CPTIMESX MAXIMA::THROW-IMPL MAXIMA::SRF │ │ │ │ - MAXIMA::FACSUM-EXPONENT MAXIMA::FACTORSUM2 MAXIMA::PDECPRIMEP │ │ │ │ - MAXIMA::EF-DATA-RED MAXIMA::LIST_MATRIX_ENTRIES-IMPL │ │ │ │ - MAXIMA::IND MAXIMA::PSQFR MAXIMA::ZEROHK MAXIMA::LIN-MPLUS │ │ │ │ + MAXIMA::FRPOLY? MAXIMA::POISNEGPRED MAXIMA::TAYLORP-IMPL │ │ │ │ + MAXIMA::QUOTE-STRINGS MAXIMA::SEPARC │ │ │ │ + MAXIMA::EF-DATA-FSX-BASE-Q MAXIMA::PUREPROD │ │ │ │ + MAXIMA::D-INTEGRALSIGN MAXIMA::PARSE-CONDITION MAXIMA::PSDP │ │ │ │ + MAXIMA::MAYBE-REALPART MAXIMA::MAKE-EQUAL-HASH-TABLE │ │ │ │ + MAXIMA::EF_INV-IMPL MAXIMA::PERMUTATIONS-IMPL MAXIMA::TVAR-LIM │ │ │ │ + MAXIMA::SPC7 MAXIMA::MIN-P MAXIMA::TSBASE-COMB │ │ │ │ + MAXIMA::FLOAT_PRECISION-IMPL MAXIMA::CONSTTERMP │ │ │ │ + MAXIMA::IDENTITY-IMPL MAXIMA::$SEVENTH MAXIMA::EF-FIELD? │ │ │ │ + MAXIMA::CSIGN-IMPL MAXIMA::REALPART-IMPL MAXIMA::CPTIMESX │ │ │ │ + MAXIMA::THROW-IMPL MAXIMA::SRF MAXIMA::FACSUM-EXPONENT │ │ │ │ + MAXIMA::PDECPRIMEP MAXIMA::FACTORSUM2 │ │ │ │ + MAXIMA::LIST_MATRIX_ENTRIES-IMPL MAXIMA::EF-DATA-RED │ │ │ │ + MAXIMA::ZEROHK MAXIMA::IND MAXIMA::PSQFR MAXIMA::LIN-MPLUS │ │ │ │ MAXIMA::CONSTP MAXIMA::POLYFORM MAXIMA::EF_P2N-IMPL │ │ │ │ - MAXIMA::MGENARRAY-GENERATOR MAXIMA::CHECKFIT │ │ │ │ - MAXIMA::NUMBERINLISTP MAXIMA::SIMPLEXPON MAXIMA::TLIST-MERGE │ │ │ │ + MAXIMA::MGENARRAY-GENERATOR MAXIMA::NUMBERINLISTP │ │ │ │ + MAXIMA::SIMPLEXPON MAXIMA::CHECKFIT MAXIMA::TLIST-MERGE │ │ │ │ MAXIMA::CRECIP-GENERAL MAXIMA::MOPSTRINGNAM │ │ │ │ MAXIMA::PROC-$DEFRULE MAXIMA::TEVAL MAXIMA::ZEROLP │ │ │ │ - MAXIMA::REMOPR MAXIMA::JOINVARLIST MAXIMA::NISNEWLIST │ │ │ │ - MAXIMA::GF-X2CRE MAXIMA::IS_POWER_OF_TWO-IMPL │ │ │ │ - MAXIMA::BIGFLOAT2RAT MAXIMA::FPART MAXIMA::COPYMATRIX-IMPL │ │ │ │ - MAXIMA::MATRIXHELPER MAXIMA::EF_SET_DATA-IMPL │ │ │ │ - MAXIMA::FLOATTOFP MAXIMA::FPACOS MAXIMA::ADDMLIST │ │ │ │ - MAXIMA::ZEROEQUIV2 MAXIMA::EDISREP MAXIMA::SERIESPASS1 │ │ │ │ - MAXIMA::INSERT-BREAK-POINT MAXIMA::LPOS │ │ │ │ + MAXIMA::REMOPR MAXIMA::NISNEWLIST MAXIMA::IS_POWER_OF_TWO-IMPL │ │ │ │ + MAXIMA::GF-X2CRE MAXIMA::BIGFLOAT2RAT MAXIMA::JOINVARLIST │ │ │ │ + MAXIMA::COPYMATRIX-IMPL MAXIMA::FPART MAXIMA::MATRIXHELPER │ │ │ │ + MAXIMA::EF_SET_DATA-IMPL MAXIMA::FLOATTOFP MAXIMA::FPACOS │ │ │ │ + MAXIMA::ADDMLIST MAXIMA::ZEROEQUIV2 MAXIMA::EDISREP │ │ │ │ + MAXIMA::SERIESPASS1 MAXIMA::INSERT-BREAK-POINT MAXIMA::LPOS │ │ │ │ MAXIMA::GF-DATA-FSX-BASE-P MAXIMA::GETOPR MAXIMA::AIRY-AI │ │ │ │ MAXIMA::MGENARRAY-AREF MAXIMA::TUNBIND MAXIMA::M2-EXP-TYPE-6-1 │ │ │ │ MAXIMA::CNTP MAXIMA::EXPLODEN-FORMAT-FLOAT-PRETTY │ │ │ │ MAXIMA::FPARCSIMP MAXIMA::CHECKFLAGANDACT │ │ │ │ MAXIMA::NISLETSIMPRAT MAXIMA::GEN-TR-LAMBDA │ │ │ │ MAXIMA::OFF-NEGATIVE-REAL-AXISP MAXIMA::RALGP │ │ │ │ MAXIMA::EF-NORMAL-P MAXIMA::PMOD MAXIMA::OPTIMIZE-PRINT-INST │ │ │ │ MAXIMA::PABS MAXIMA::INVERT1 MAXIMA::MAPCAR-EVAL │ │ │ │ MAXIMA::APPARENTLY-REAL-TO-JUDGE-BY-$CSIGN-P │ │ │ │ MAXIMA::INITIALIZE-NUMERIC-CONSTANT MAXIMA::SORT-POLES │ │ │ │ MAXIMA::1P MAXIMA::DISPLINE MAXIMA::MAXI │ │ │ │ MAXIMA::IN-DOMAIN-OF-ATAN MAXIMA::FREE-LISP-VARS-OF-ARGL │ │ │ │ - MAXIMA::$NINTH MAXIMA::GF-L2X MAXIMA::TRANSLATE-PREDICATE │ │ │ │ - MAXIMA::DISTREP MAXIMA::TR-NOSIMPP MAXIMA::TRIANG │ │ │ │ + MAXIMA::$NINTH MAXIMA::GF-L2X MAXIMA::DISTREP │ │ │ │ + MAXIMA::TRANSLATE-PREDICATE MAXIMA::TR-NOSIMPP MAXIMA::TRIANG │ │ │ │ MAXIMA::REMRULE MAXIMA::GF-L2N MAXIMA::QUOTED-SYMBOLP │ │ │ │ - MAXIMA::LEADARG MAXIMA::MACSYMA-FSYMEVAL-SUB MAXIMA::LNEWVAR1 │ │ │ │ + MAXIMA::LEADARG MAXIMA::LNEWVAR1 MAXIMA::MACSYMA-FSYMEVAL-SUB │ │ │ │ MAXIMA::MAKPROD1 MAXIMA::DOT2L MAXIMA::EXP-FORM-IMPL │ │ │ │ MAXIMA::M2-EXP-TYPE-7 MAXIMA::M2-EXP-TYPE-3 │ │ │ │ MAXIMA::SAVEFACTOR1 MAXIMA::TEXEND-IMPL MAXIMA::POISMAP │ │ │ │ MAXIMA::MAXCOEF MAXIMA::SIGNDIFF MAXIMA::LIM-ZEROP │ │ │ │ MAXIMA::FSTRINGC MAXIMA::MARRAY-CHECK MAXIMA::IMPLIED-QUOTEP │ │ │ │ - MAXIMA::PDIS MAXIMA::GF_NEG-IMPL MAXIMA::AIRY-DBI-COMPLEX │ │ │ │ + MAXIMA::PDIS MAXIMA::AIRY-DBI-COMPLEX MAXIMA::GF_NEG-IMPL │ │ │ │ MAXIMA::INCREMENT-TRUNCS MAXIMA::GENPOLY MAXIMA::RCCOEFP │ │ │ │ MAXIMA::TAYLOR-E-SIZE MAXIMA::SUM-C*LOGS MAXIMA::SUBFUNARGS │ │ │ │ MAXIMA::ADD-LINEINFO MAXIMA::TM$KILL MAXIMA::POISCDECODE │ │ │ │ MAXIMA::FIX-UP-EXPONENT-IN-PLACE MAXIMA::ZIREDUP │ │ │ │ MAXIMA::MAXIMA-INTEGERP MAXIMA::PATHNAME_TYPE-IMPL │ │ │ │ - MAXIMA::DENOMFIND MAXIMA::TEXSYM CL-INFO::STRIP-QUOTES │ │ │ │ - MAXIMA::GET-ONE-FACTOR INTL::DOMAIN-ENTRY-P MAXIMA::MXC │ │ │ │ - MAXIMA::RIGHT-OB MAXIMA::%EINVOLVE MAXIMA::TRIGFP │ │ │ │ - MAXIMA::PARSE-$DO MAXIMA::*FPEXP MAXIMA::GETOP │ │ │ │ - MAXIMA::GF_NORMAL_P-IMPL MAXIMA::CARG-IMPL │ │ │ │ - MAXIMA::NUMFACTOR-IMPL MAXIMA::RATMINUS MAXIMA::PFLATTEN │ │ │ │ + MAXIMA::DENOMFIND MAXIMA::TEXSYM MAXIMA::MXC │ │ │ │ + CL-INFO::STRIP-QUOTES MAXIMA::GET-ONE-FACTOR │ │ │ │ + INTL::DOMAIN-ENTRY-P MAXIMA::RIGHT-OB MAXIMA::%EINVOLVE │ │ │ │ + MAXIMA::TRIGFP MAXIMA::PARSE-$DO MAXIMA::*FPEXP MAXIMA::GETOP │ │ │ │ + MAXIMA::GF_NORMAL_P-IMPL MAXIMA::NUMFACTOR-IMPL │ │ │ │ + MAXIMA::CARG-IMPL MAXIMA::RATMINUS MAXIMA::PFLATTEN │ │ │ │ MAXIMA::FRAC MAXIMA::DDIV MAXIMA::FIND-STREAM MAXIMA::ADDLABEL │ │ │ │ MAXIMA::EF_SET_AGAIN-IMPL MAXIMA::CABS-IMPL MAXIMA::BCONS │ │ │ │ MAXIMA::TSTACK-SLOT-SPECIAL MAXIMA::SIMPLEXP MAXIMA::ROUNDRHS │ │ │ │ MAXIMA::ARRAY-MODE MAXIMA::LIMINV MAXIMA::ISQRT-IMPL │ │ │ │ - MAXIMA::TAY-ORDER MAXIMA::MAKSYM MAXIMA::DPSQFR MAXIMA::FLSORT │ │ │ │ - MAXIMA::NISEXTRACT MAXIMA::SIGNSUM MAXIMA::LIMUNKNOWN1 │ │ │ │ - MAXIMA::VERBIFY-IMPL MAXIMA::ONEARGCHECK MAXIMA::ZERP │ │ │ │ - MAXIMA::PROC-$MATCHDECLARE │ │ │ │ + MAXIMA::DPSQFR MAXIMA::TAY-ORDER MAXIMA::MAKSYM │ │ │ │ + MAXIMA::NISEXTRACT MAXIMA::FLSORT MAXIMA::SIGNSUM │ │ │ │ + MAXIMA::LIMUNKNOWN1 MAXIMA::VERBIFY-IMPL MAXIMA::ONEARGCHECK │ │ │ │ + MAXIMA::ZERP MAXIMA::PROC-$MATCHDECLARE │ │ │ │ MAXIMA::ATTEMPT-TRANSLATE-RANDOM-SPECIAL-OP │ │ │ │ MAXIMA::BIQUADRATICP MAXIMA::M2-EXP-TYPE-1A MAXIMA::SOLVELIN │ │ │ │ MAXIMA::PTIMEFTRS MAXIMA::MGEN2 MAXIMA::RATNUMERATOR │ │ │ │ - MAXIMA::MREDEF-CHECK MAXIMA::COPYLIST-IMPL │ │ │ │ + MAXIMA::COPYLIST-IMPL MAXIMA::MREDEF-CHECK │ │ │ │ MAXIMA::EXPINTEGRAL-EI MAXIMA::MACSYMA-TRACE MAXIMA::2PIREC │ │ │ │ MAXIMA::MULTIDEG MAXIMA::M2-LOG-EXP-2 │ │ │ │ MAXIMA::EF_IRREDUCIBLE_P-IMPL MAXIMA::DPDISREP │ │ │ │ MAXIMA::BATCHLOAD-IMPL MAXIMA::PSFLOAT MAXIMA::TEXNUMFORMAT │ │ │ │ MAXIMA::CONSRULE MAXIMA::GNUPLOT-TERMINAL-AND-FILE │ │ │ │ MAXIMA::LGCSORT MAXIMA::RATREP* MAXIMA::GF-DATA-CARD │ │ │ │ MAXIMA::BIGNUMP MAXIMA::SET-ENV COMMAND-LINE::CL-OPTION-NAMES │ │ │ │ MAXIMA::MAKNAM MAXIMA::FPATAN MAXIMA::LENIENT-REALP │ │ │ │ MAXIMA::MAXIMA-BRANCH-ATANH INTL::FIND-ENCODING │ │ │ │ MAXIMA::KEY-VAR-POW MAXIMA::ZEROEQUIV1 MAXIMA::BF-CPOLY-SL │ │ │ │ - MAXIMA::RATP-IMPL MAXIMA::MABSBIGFLOAT MAXIMA::DISREPLIST │ │ │ │ - MAXIMA::SEMANT MAXIMA::RAT->PS MAXIMA::SIGN-IMPL │ │ │ │ + MAXIMA::RATP-IMPL MAXIMA::DISREPLIST MAXIMA::MABSBIGFLOAT │ │ │ │ + MAXIMA::SIGN-IMPL MAXIMA::SEMANT MAXIMA::RAT->PS │ │ │ │ MAXIMA::REVSIGN MAXIMA::SIMPLIMPLUS MAXIMA::FACT5 │ │ │ │ MAXIMA::EVOD-MPLUS MAXIMA::TERM-LIST MAXIMA::MARRAY-TYPE │ │ │ │ MAXIMA::NONEG MAXIMA::SETUP-MULTIVAR-DISREP │ │ │ │ MAXIMA::EXPLODEN-FORMAT-FLOAT-READABLY-EXCEPT-SPECIAL-VALUES │ │ │ │ MAXIMA::OFF-NEGATIVE-ONE-TO-ONEP MAXIMA::PLSOLVE │ │ │ │ MAXIMA::REALPOSITIVEP MAXIMA::SPC2B BIGFLOAT::FP2SINGLE │ │ │ │ MAXIMA::M2-EXP-TYPE-2 MAXIMA::PARSE-TAY-ARGS2 │ │ │ │ MAXIMA::%EINVOLVE01 MAXIMA::DSKRAT MAXIMA::LINCHK │ │ │ │ - MAXIMA::RETLIST-AUX MAXIMA::INFOLSTCHK │ │ │ │ - MAXIMA::SHOW_HASH_ARRAY-IMPL MAXIMA::FXSHFT-SL MAXIMA::RDIS* │ │ │ │ + MAXIMA::RETLIST-AUX MAXIMA::SHOW_HASH_ARRAY-IMPL │ │ │ │ + MAXIMA::INFOLSTCHK MAXIMA::FXSHFT-SL MAXIMA::RDIS* │ │ │ │ MAXIMA::MAXIMA-DECLARED-ARRAYP MAXIMA::REM-OPERS-P │ │ │ │ MAXIMA::REMABS MAXIMA::ALGSYS0 MAXIMA::PFLAT1 │ │ │ │ INTL::DOMAIN-ENTRY-ENCODING MAXIMA::RAT8 MAXIMA::RATMAX │ │ │ │ - MAXIMA::NTERMS-IMPL MAXIMA::TREEDET MAXIMA::MARKS │ │ │ │ + MAXIMA::TREEDET MAXIMA::NTERMS-IMPL MAXIMA::MARKS │ │ │ │ MAXIMA::PRE-ERR BIGFLOAT::RUNNING-ERROR-GAMMA │ │ │ │ MAXIMA::INTFACTOR MAXIMA::RATNUMP-IMPL MAXIMA::TRANSLATOR-EVAL │ │ │ │ MAXIMA::SIGN-MABS MAXIMA::CONSTACL MAXIMA::PSEXPON-GCD │ │ │ │ MAXIMA::TR-WARNP MAXIMA::LISTARRAY-IMPL MAXIMA::OPERATORP │ │ │ │ - MAXIMA::UNIQUE-IMPL MAXIMA::LOWERHALF MAXIMA::TAYLOR-TRUNC │ │ │ │ + MAXIMA::UNIQUE-IMPL MAXIMA::TAYLOR-TRUNC MAXIMA::LOWERHALF │ │ │ │ MAXIMA::CHECK1 MAXIMA::UNMRKS MAXIMA::PRINTPOIS-IMPL │ │ │ │ - MAXIMA::ONEP1 MAXIMA::SRDIS MAXIMA::ARRFUNP MAXIMA::EXLIST │ │ │ │ - MAXIMA::CHOOZP MAXIMA::EXTRACT-TRAILING-DIGITS │ │ │ │ + MAXIMA::ONEP1 MAXIMA::SRDIS MAXIMA::ARRFUNP MAXIMA::CHOOZP │ │ │ │ + MAXIMA::EXLIST MAXIMA::EXTRACT-TRAILING-DIGITS │ │ │ │ MAXIMA::MFUNCTION1 MAXIMA::FACTXN+-1 MAXIMA::MAKE-SWITCH-LIST │ │ │ │ MAXIMA::PTMINUS MAXIMA::GOOD-FORM MAXIMA::ERFTF │ │ │ │ CL-INFO::REARRANGE-MATCHES MAXIMA::RATION1 │ │ │ │ MAXIMA::MCOND-BOOLE-VERIFY MAXIMA::CHECK-OPTION-LABEL │ │ │ │ INTL::GETENV MAXIMA::FMT MAXIMA::GF-DATA-P │ │ │ │ MAXIMA::SELF-EVALUATING-LISP-OBJECT-P MAXIMA::FPFORMAT │ │ │ │ MAXIMA::PORDER MAXIMA::SIMPLIMTIMES MAXIMA::CSF │ │ │ │ MAXIMA::PARSE-TAY-ARGS1 MAXIMA::SCALARP-IMPL │ │ │ │ - MAXIMA::SORTED-REMOVE-DUPLICATES MAXIMA::MAKE-VAR-SET │ │ │ │ - MAXIMA::PUTONVLIST MAXIMA::TOTIENT-BY-FS-N MAXIMA::UNPARSE-TYI │ │ │ │ - MAXIMA::GF-NRT-EXIT MAXIMA::INFSIMP* MAXIMA::OUT-OF │ │ │ │ - MAXIMA::POSIZE MAXIMA::S+C MAXIMA::TANBIGFLOAT MAXIMA::NNI │ │ │ │ - MAXIMA::LINOUT MAXIMA::SUBGEN MAXIMA::NUMNEEDSPAREN │ │ │ │ - MAXIMA::MAKPOINT MAXIMA::PATHNAME_DIRECTORY-IMPL │ │ │ │ - MAXIMA::NISPERMUTATIONS MAXIMA::TRUE* MAXIMA::PUTORDER │ │ │ │ - MAXIMA::RISPLIT-BESSEL-J-OR-I MAXIMA::RISPLIT-TIMES │ │ │ │ - MAXIMA::DOUBLE-FACTORIAL MAXIMA::LIM-FINITEP MAXIMA::NISKERNEL │ │ │ │ - MAXIMA::MY-LAMBDA-EXPR-P BIGFLOAT::RUNNING-ERROR-NEGATE │ │ │ │ - MAXIMA::PLOTCOLORP MAXIMA::|:SPREAD| MAXIMA::NONINTEGERP │ │ │ │ - MAXIMA::NUMBERP-IMPL MAXIMA::M2-RATROOTFORM │ │ │ │ - MAXIMA::EF_L2P-IMPL MAXIMA::RFORM MAXIMA::ODDELM │ │ │ │ - MAXIMA::MGENARRAY-NULL MAXIMA::MNCEXPTP │ │ │ │ + MAXIMA::MAKE-VAR-SET MAXIMA::SORTED-REMOVE-DUPLICATES │ │ │ │ + MAXIMA::UNPARSE-TYI MAXIMA::TOTIENT-BY-FS-N │ │ │ │ + MAXIMA::GF-NRT-EXIT MAXIMA::PUTONVLIST MAXIMA::INFSIMP* │ │ │ │ + MAXIMA::POSIZE MAXIMA::S+C MAXIMA::TANBIGFLOAT MAXIMA::SUBGEN │ │ │ │ + MAXIMA::LINOUT MAXIMA::OUT-OF MAXIMA::NNI │ │ │ │ + MAXIMA::NUMNEEDSPAREN MAXIMA::MAKPOINT │ │ │ │ + MAXIMA::PATHNAME_DIRECTORY-IMPL MAXIMA::NISPERMUTATIONS │ │ │ │ + MAXIMA::TRUE* MAXIMA::PUTORDER MAXIMA::RISPLIT-BESSEL-J-OR-I │ │ │ │ + MAXIMA::DOUBLE-FACTORIAL MAXIMA::RISPLIT-TIMES │ │ │ │ + MAXIMA::LIM-FINITEP MAXIMA::NISKERNEL MAXIMA::MY-LAMBDA-EXPR-P │ │ │ │ + BIGFLOAT::RUNNING-ERROR-NEGATE MAXIMA::PLOTCOLORP │ │ │ │ + MAXIMA::|:SPREAD| MAXIMA::NONINTEGERP MAXIMA::NUMBERP-IMPL │ │ │ │ + MAXIMA::M2-RATROOTFORM MAXIMA::ODDELM MAXIMA::RFORM │ │ │ │ + MAXIMA::EF_L2P-IMPL MAXIMA::MGENARRAY-NULL MAXIMA::MNCEXPTP │ │ │ │ MAXIMA::OPERATOR-WITH-ARRAY-FLAG MAXIMA::ELEM │ │ │ │ COMMAND-LINE::LIST-CL-OPTIONS MAXIMA::MAPTR-LISP->LISP │ │ │ │ MAXIMA::ROTATE_LIST-IMPL MAXIMA::QUOTE-% │ │ │ │ MAXIMA::PREV_PRIME-IMPL CL-INFO::EXACT-TOPIC-MATCH │ │ │ │ - MAXIMA::SAV&DEL MAXIMA::FEXPRCHECK MAXIMA::DROPTERMS │ │ │ │ - GETOPT::IS-LONG-OPTION MAXIMA::DIVISORS MAXIMA::ASKSIGN-IMPL │ │ │ │ + MAXIMA::DROPTERMS GETOPT::IS-LONG-OPTION MAXIMA::SAV&DEL │ │ │ │ + MAXIMA::FEXPRCHECK MAXIMA::DIVISORS MAXIMA::ASKSIGN-IMPL │ │ │ │ MAXIMA::BF-FXSHFR-SL MAXIMA::TSTACK-SLOT-P │ │ │ │ MAXIMA::POLYGON-DUMMY MAXIMA::E1- MAXIMA::PS-GT │ │ │ │ MAXIMA::HORNREP MAXIMA::TEXMDO MAXIMA::CMARK MAXIMA::LOGTF │ │ │ │ MAXIMA::PSPLIT-FIELD MAXIMA::NFORMAT-ALL │ │ │ │ - MAXIMA::M2-EXP-TYPE-10 MAXIMA::FULLRATSIMP MAXIMA::FINDINT │ │ │ │ - MAXIMA::FREE1 MAXIMA::MCX MAXIMA::SIMPLERD │ │ │ │ - MAXIMA::FREE-LISP-VARS-M-TLAMBDA&ENV MAXIMA::EMIT │ │ │ │ + MAXIMA::M2-EXP-TYPE-10 MAXIMA::FULLRATSIMP MAXIMA::MCX │ │ │ │ + MAXIMA::SIMPLERD MAXIMA::FREE-LISP-VARS-M-TLAMBDA&ENV │ │ │ │ + MAXIMA::FREE1 MAXIMA::FINDINT MAXIMA::EMIT │ │ │ │ MAXIMA::GET-ARRAY-POINTER MAXIMA::PZEROP │ │ │ │ MAXIMA::MAYBE-INVERT-STRING-CASE MAXIMA::ARRAYFUN-MODE │ │ │ │ MAXIMA::EXPINTEGRAL-CI MAXIMA::INFINITYP MAXIMA::KILLVARDEGSC │ │ │ │ MAXIMA::ATANBIGFLOAT MAXIMA::ASINTF MAXIMA::GAMMA-LANCZOS │ │ │ │ - MAXIMA::POLYP MAXIMA::ALGSYS1 MAXIMA::MSTRINGP │ │ │ │ - MAXIMA::ZN_CHARACTERISTIC_FACTORS-IMPL MAXIMA::LEFT-OB │ │ │ │ - MAXIMA::FIND-TLISTS MAXIMA::SIGN-PREP MAXIMA::ORDERPOINTER │ │ │ │ - MAXIMA::ALGORD MAXIMA::UNQUOTE MAXIMA::RPOS │ │ │ │ - MAXIMA::GF_L2N-IMPL MAXIMA::NEWREP MAXIMA::PROCESS-ERROR-ARGL │ │ │ │ + MAXIMA::POLYP MAXIMA::ALGSYS1 MAXIMA::MSTRINGP MAXIMA::LEFT-OB │ │ │ │ + MAXIMA::ZN_CHARACTERISTIC_FACTORS-IMPL MAXIMA::FIND-TLISTS │ │ │ │ + MAXIMA::SIGN-PREP MAXIMA::ORDERPOINTER MAXIMA::ALGORD │ │ │ │ + MAXIMA::UNQUOTE MAXIMA::RPOS MAXIMA::NEWREP │ │ │ │ + MAXIMA::GF_L2N-IMPL MAXIMA::PROCESS-ERROR-ARGL │ │ │ │ MAXIMA::ASKSIGN1 MAXIMA::CONSSIZE MAXIMA::SOLVEQUAD │ │ │ │ - MAXIMA::EF_TRACE-IMPL MAXIMA::GET-LARGE-FACTORS │ │ │ │ - MAXIMA::MINLIST MAXIMA::FIXEXPAND MAXIMA::MINIMIZE-VARLIST │ │ │ │ - MAXIMA::FILE-EXISTS-P MAXIMA::FPSINH MAXIMA::OP-IMPL │ │ │ │ - MAXIMA::UNION-VAR-SET MAXIMA::CFDISREP1 MAXIMA::DEFC1 │ │ │ │ - MAXIMA::TAYCHK2RAT MAXIMA::NEWVARMAT1 MAXIMA::GF-SQUARE-FREE │ │ │ │ - MAXIMA::EXPPOLY MAXIMA::DECL-REALP MAXIMA::NUM1 │ │ │ │ + MAXIMA::EF_TRACE-IMPL MAXIMA::FIXEXPAND MAXIMA::MINLIST │ │ │ │ + MAXIMA::GET-LARGE-FACTORS MAXIMA::MINIMIZE-VARLIST │ │ │ │ + MAXIMA::FILE-EXISTS-P MAXIMA::UNION-VAR-SET MAXIMA::FPSINH │ │ │ │ + MAXIMA::OP-IMPL MAXIMA::CFDISREP1 MAXIMA::DEFC1 │ │ │ │ + MAXIMA::TAYCHK2RAT MAXIMA::NEWVARMAT1 MAXIMA::EXPPOLY │ │ │ │ + MAXIMA::DECL-REALP MAXIMA::GF-SQUARE-FREE MAXIMA::NUM1 │ │ │ │ MAXIMA::PRIMEP-PROB MAXIMA::RIDOFAB MAXIMA::TAYLOR2 │ │ │ │ MAXIMA::MPGET MAXIMA::EXPLODEN MAXIMA::TOTAL-NARY │ │ │ │ MAXIMA::FREEPAR MAXIMA::TRIGRED MAXIMA::MEXPTP │ │ │ │ MAXIMA::DRAW2D-DISCRETE MAXIMA::TIMESTEST MAXIMA::ZEROP1 │ │ │ │ MAXIMA::DATUM MAXIMA::CALLSOLVE1 MAXIMA::COMPLEX-ERF │ │ │ │ MAXIMA::CHEBYS12 MAXIMA::TDPZ MAXIMA::TEX-STRIPDOLLAR │ │ │ │ MAXIMA::ASCII-NUMBERP MAXIMA::EF_INDEX-IMPL │ │ │ │ MAXIMA::TRIG-NOT-SUBST-P MAXIMA::BF-RPOLY-SL MAXIMA::GO-TAG-P │ │ │ │ MAXIMA::M2-EXP-TYPE-8-2 MAXIMA::CFACTOR │ │ │ │ - MAXIMA::ZN-DISTRIB-LISTS MAXIMA::BKPT-FORM MAXIMA::SORTGREAT │ │ │ │ - MAXIMA::FLEVENP MAXIMA::STRMDOIN MAXIMA::TMLATTICE1 │ │ │ │ + MAXIMA::ZN-DISTRIB-LISTS MAXIMA::BKPT-FORM MAXIMA::FLEVENP │ │ │ │ + MAXIMA::STRMDOIN MAXIMA::SORTGREAT MAXIMA::TMLATTICE1 │ │ │ │ MAXIMA::STRMDO MAXIMA::NEWVAR MAXIMA::ADJOINT-IMPL │ │ │ │ - MAXIMA::SIMPLE MAXIMA::PSMINUS MAXIMA::LENIENT-EXTENDED-REALP │ │ │ │ - MAXIMA::FPZEROP MAXIMA::ABSARG1 MAXIMA::MNEGP │ │ │ │ + MAXIMA::LENIENT-EXTENDED-REALP MAXIMA::SIMPLE MAXIMA::PSMINUS │ │ │ │ + MAXIMA::FPZEROP MAXIMA::MNEGP MAXIMA::ABSARG1 │ │ │ │ MAXIMA::COLLAPSE-IMPL MAXIMA::TR-ARRAYCALL MAXIMA::E1+ │ │ │ │ - MAXIMA::SYMBOLP-IMPL MAXIMA::ASKSIGN01 │ │ │ │ - MAXIMA::OUTPUT-LINEAR-ONE-LINE MAXIMA::PSLOG-MONOM │ │ │ │ - MAXIMA::TSEXPT-RED MAXIMA::ZEROP2 MAXIMA::RULECHK │ │ │ │ - MAXIMA::PDEGR MAXIMA::F2-RED MAXIMA::LOAD-IMPL │ │ │ │ - MAXIMA::LISTOVARSL GETOPT::IS-OPTION-TERMINATOR │ │ │ │ - MAXIMA::TR-GET-SPECIAL MAXIMA::TSTIMES MAXIMA::EF-DATA-P │ │ │ │ - MAXIMA::GF_NORM-IMPL MAXIMA::TMINVERSE-IMPL │ │ │ │ - MAXIMA::RATDENOMINATOR MAXIMA::REMOVE-TRANSL-ARRAY-FUN-PROPS │ │ │ │ - MAXIMA::SIN-COS-INTSUBS1 MAXIMA::FREE-LISP-VARS-M-TLAMBDA │ │ │ │ + MAXIMA::SYMBOLP-IMPL MAXIMA::ASKSIGN01 MAXIMA::PSLOG-MONOM │ │ │ │ + MAXIMA::OUTPUT-LINEAR-ONE-LINE MAXIMA::ZEROP2 MAXIMA::RULECHK │ │ │ │ + MAXIMA::TSEXPT-RED MAXIMA::PDEGR MAXIMA::F2-RED │ │ │ │ + MAXIMA::LOAD-IMPL MAXIMA::LISTOVARSL │ │ │ │ + GETOPT::IS-OPTION-TERMINATOR MAXIMA::TR-GET-SPECIAL │ │ │ │ + MAXIMA::TSTIMES MAXIMA::EF-DATA-P MAXIMA::GF_NORM-IMPL │ │ │ │ + MAXIMA::TMINVERSE-IMPL MAXIMA::RATDENOMINATOR │ │ │ │ + MAXIMA::REMOVE-TRANSL-ARRAY-FUN-PROPS │ │ │ │ + MAXIMA::FREE-LISP-VARS-M-TLAMBDA MAXIMA::SIN-COS-INTSUBS1 │ │ │ │ MAXIMA::MSYMBOLP MAXIMA::SKR MAXIMA::ORD-VECTOR │ │ │ │ MAXIMA::GENSYM-READABLE MAXIMA::GAMMA MAXIMA::M2-EXP-TYPE-5 │ │ │ │ MAXIMA::M2-CHEBYFORM MAXIMA::NZETAI-IMPL MAXIMA::POISPZERO │ │ │ │ MAXIMA::FACTORSUM1 MAXIMA::NONPERIOD │ │ │ │ MAXIMA::MAXIMA-BRANCH-ACOT MAXIMA::MAKESTRING │ │ │ │ - MAXIMA::GET-RANGE MAXIMA::PSEXPT-LOG-ORD MAXIMA::POLE-ERR │ │ │ │ - MAXIMA::PQR MAXIMA::DPSIMP MAXIMA::CHECKLABEL │ │ │ │ - MAXIMA::INTBASEHK MAXIMA::M*S+C MAXIMA::UDM-ERR │ │ │ │ + MAXIMA::GET-RANGE MAXIMA::PSEXPT-LOG-ORD MAXIMA::PQR │ │ │ │ + MAXIMA::POLE-ERR MAXIMA::DPSIMP MAXIMA::CHECKLABEL │ │ │ │ + MAXIMA::INTBASEHK MAXIMA::UDM-ERR MAXIMA::M*S+C │ │ │ │ MAXIMA::MULTOUT MAXIMA::MYCABS MAXIMA::COEF-SIGN │ │ │ │ - MAXIMA::NAMESONLY MAXIMA::EXPINT-IMPL MAXIMA::VARSORT │ │ │ │ - MAXIMA::SQRTINVOLVE MAXIMA::EXPP MAXIMA::FORWARD │ │ │ │ - MAXIMA::PSCONST CL-INFO::INFO-EXACT MAXIMA::REMCOMPARY │ │ │ │ - MAXIMA::MAXLIST MAXIMA::LEADOP MAXIMA::NRATFACT │ │ │ │ - MT19937::RANDOM-STATE-P MAXIMA::ATOMVARS MAXIMA::POLYGON-PTS │ │ │ │ - MAXIMA::MY-NONATOMIC-EXPR-P MAXIMA::EXPLODEC MAXIMA::RAT10 │ │ │ │ + MAXIMA::NAMESONLY MAXIMA::EXPINT-IMPL MAXIMA::SQRTINVOLVE │ │ │ │ + MAXIMA::VARSORT MAXIMA::EXPP MAXIMA::FORWARD MAXIMA::PSCONST │ │ │ │ + MAXIMA::REMCOMPARY CL-INFO::INFO-EXACT MAXIMA::MAXLIST │ │ │ │ + MAXIMA::LEADOP MAXIMA::NRATFACT MT19937::RANDOM-STATE-P │ │ │ │ + MAXIMA::MY-NONATOMIC-EXPR-P MAXIMA::POLYGON-PTS │ │ │ │ + MAXIMA::EXPLODEC MAXIMA::ATOMVARS MAXIMA::RAT10 │ │ │ │ MAXIMA::MMACROEXPAND1)) │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION (COMMON-LISP::*) COMMON-LISP::*) │ │ │ │ MAXIMA::TRACE-MPRINT MAXIMA::SAVE-LINENUMBERS │ │ │ │ MAXIMA::POWERSERIES-EXPANSION-ERROR MAXIMA::INPART-IMPL │ │ │ │ MAXIMA::EZGCD-IMPL MAXIMA::DIFF-IMPL MAXIMA::READ-IMPL │ │ │ │ @@ -3373,60 +3381,61 @@ │ │ │ │ MAXIMA::|__si::MAKE-POLYGON| MAXIMA::GF_MULT_TABLE-IMPL │ │ │ │ MAXIMA::REMAINDER-IMPL MAXIMA::TELLRAT-IMPL │ │ │ │ MAXIMA::QUOTIENT-IMPL MAXIMA::BDISCR-IMPL MAXIMA::RATVARS-IMPL │ │ │ │ MAXIMA::LIMIT-IMPL MAXIMA::SET_PLOT_OPTION-IMPL │ │ │ │ MAXIMA::IN_EXACTLY_ONE-IMPL MAXIMA::MAKE-GF-DATA │ │ │ │ MAXIMA::GF_INFO-IMPL MAXIMA::TIMEDATE-IMPL │ │ │ │ MAXIMA::READONLY-IMPL MAXIMA::GF_ADD-IMPL MAXIMA::MWARNING │ │ │ │ - MAXIMA::WARNING-IMPL MAXIMA::EF_POWER_TABLE-IMPL │ │ │ │ - MAXIMA::FACTS-IMPL MAXIMA::POP-MLAMBDA-CALL-STACK │ │ │ │ + MAXIMA::WARNING-IMPL MAXIMA::FACTS-IMPL │ │ │ │ + MAXIMA::EF_POWER_TABLE-IMPL MAXIMA::POP-MLAMBDA-CALL-STACK │ │ │ │ MAXIMA::SUM-VAR-SETS MAXIMA::GENFACT-IMPL MAXIMA::MAKE-BKPT │ │ │ │ MAXIMA::CONCAT-IMPL MAXIMA::TYI-RAW MAXIMA::LIMIT-NO-ERR │ │ │ │ MAXIMA::RUN_TESTSUITE-IMPL MAXIMA::EF_ADD-IMPL │ │ │ │ MAXIMA::LDISP-IMPL MAXIMA::RATWEIGHT-IMPL │ │ │ │ - MAXIMA::SIMP-DOMAIN-ERROR MAXIMA::QUIT-IMPL │ │ │ │ - MAXIMA::GET_PLOT_OPTION-IMPL)) │ │ │ │ + MAXIMA::SIMP-DOMAIN-ERROR MAXIMA::GET_PLOT_OPTION-IMPL │ │ │ │ + MAXIMA::QUIT-IMPL)) │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION (COMMON-LISP::T) COMMON-LISP::*) │ │ │ │ MAXIMA::LMAX-IMPL MAXIMA::LOG-OR-LOGABS MAXIMA::$ACOS │ │ │ │ - MAXIMA::GF_INVERT_BY_LU-IMPL MAXIMA::DISCONTINUITIES-DENOM │ │ │ │ + MAXIMA::DISCONTINUITIES-DENOM MAXIMA::GF_INVERT_BY_LU-IMPL │ │ │ │ MAXIMA::CONJUGATE-ASEC MAXIMA::RATDISREP MAXIMA::SAFE-FLOAT │ │ │ │ MAXIMA::SUMI MAXIMA::WHICHFN MAXIMA::TESTT │ │ │ │ MAXIMA::CONJUGATE-BETA-INCOMPLETE-GENERALIZED │ │ │ │ MAXIMA::INTEGRATE-COT MAXIMA::%ESPECIAL MAXIMA::MICRO-TO-SEC │ │ │ │ MAXIMA::DISTRIB-IMPL MAXIMA::CONJUGATE-BESSEL-J │ │ │ │ MAXIMA::INVERT_BY_ADJOINT-IMPL MAXIMA::$ACOTH │ │ │ │ - MAXIMA::MRATCHECK MAXIMA::LGCTIMES MAXIMA::PARSE-LAMBDA-LIST │ │ │ │ - MAXIMA::RDFACT MAXIMA::RDTAY MAXIMA::RATEXP MAXIMA::PIN%EX │ │ │ │ - MAXIMA::EXPANDROOT MAXIMA::LMUL MAXIMA::FLOOR-INTEGRAL │ │ │ │ - MAXIMA::SIMPLIFY MAXIMA::PFLOATP MAXIMA::COVERSINEMYFOOT │ │ │ │ - MAXIMA::FACTEXPAND MAXIMA::CONJUGATE-PRODUCT MAXIMA::LI3SIMP │ │ │ │ + MAXIMA::MRATCHECK MAXIMA::LGCTIMES MAXIMA::RDFACT │ │ │ │ + MAXIMA::PARSE-LAMBDA-LIST MAXIMA::RDTAY MAXIMA::RATEXP │ │ │ │ + MAXIMA::PIN%EX MAXIMA::EXPANDROOT MAXIMA::LMUL │ │ │ │ + MAXIMA::FLOOR-INTEGRAL MAXIMA::SIMPLIFY MAXIMA::PFLOATP │ │ │ │ + MAXIMA::COVERSINEMYFOOT MAXIMA::FACTEXPAND │ │ │ │ + MAXIMA::CONJUGATE-PRODUCT MAXIMA::LI3SIMP │ │ │ │ MAXIMA::INTEGER-PART-OF-SUM MAXIMA::CONJUGATE-EXPINTEGRAL-CHI │ │ │ │ MAXIMA::LOGBIGFLOAT MAXIMA::TRIANGULARIZE-IMPL │ │ │ │ MAXIMA::MEVALATOMS MAXIMA::TR-MDEFINE-TOPLEVEL │ │ │ │ MAXIMA::MAKEGAMMA-IMPL MAXIMA::ERF-HYPERGEOMETRIC │ │ │ │ MAXIMA::EF_DEGREE-IMPL MAXIMA::CONVERT-LIST │ │ │ │ - MAXIMA::SCAN-NUMBER-REST MAXIMA::RDSGET MAXIMA::SIMPINF │ │ │ │ + MAXIMA::SCAN-NUMBER-REST MAXIMA::SIMPINF MAXIMA::RDSGET │ │ │ │ MAXIMA::FACTORIAL MAXIMA::DISTRIBUTE-OVER │ │ │ │ - MAXIMA::SCAN-NUMBER-AFTER-DOT MAXIMA::%PIARGS-SIN/COS │ │ │ │ + MAXIMA::%PIARGS-SIN/COS MAXIMA::SCAN-NUMBER-AFTER-DOT │ │ │ │ MAXIMA::BFLOAT-IMPL MAXIMA::DERIV MAXIMA::SP1TIMES │ │ │ │ MAXIMA::AIRY_AI-IMPL MAXIMA::GF-CMOD MAXIMA::GF_EVAL-IMPL │ │ │ │ MAXIMA::ADDBIGFLOAT MAXIMA::ECHELON-IMPL BIGFLOAT::LI2NUMER │ │ │ │ MAXIMA::LIM-RECIP MAXIMA::AIRY_DAI-IMPL GETOPT::ANALYZE-ARG │ │ │ │ MAXIMA::STRMEVAL MAXIMA::SIMPLIM%ASINH MAXIMA::CONJUGATE-PSI │ │ │ │ MAXIMA::R1M MAXIMA::CONJUGATE-DERIVATIVE MAXIMA::PRINCIP │ │ │ │ - MAXIMA::$COT MAXIMA::STIRLING MAXIMA::2PISTRIP MAXIMA::RAISE │ │ │ │ + MAXIMA::$COT MAXIMA::STIRLING MAXIMA::RAISE MAXIMA::2PISTRIP │ │ │ │ MAXIMA::$PLOG MAXIMA::BATA0 MAXIMA::FIX-IMPL │ │ │ │ MAXIMA::GF-CP2SMOD MAXIMA::DENOM-IMPL BIGFLOAT::BF-FRESNEL │ │ │ │ MAXIMA::TOTIENT-IMPL MAXIMA::EF_DETERMINANT-IMPL MAXIMA::SIGN │ │ │ │ - MAXIMA::GGCD MAXIMA::CV MAXIMA::ZTO1 MAXIMA::AUTOLDCHK │ │ │ │ - MAXIMA::EXPINTEGRAL_CHI-TO-HYPERGEOMETRIC │ │ │ │ - MAXIMA::CONJUGATE-ATANH MAXIMA::INTFORM │ │ │ │ - MAXIMA::TOTALDISREP-IMPL MAXIMA::SCALED_BESSEL_I0-IMPL │ │ │ │ + MAXIMA::AUTOLDCHK MAXIMA::GGCD MAXIMA::CV MAXIMA::ZTO1 │ │ │ │ + MAXIMA::CONJUGATE-ATANH │ │ │ │ + MAXIMA::EXPINTEGRAL_CHI-TO-HYPERGEOMETRIC MAXIMA::INTFORM │ │ │ │ + MAXIMA::SCALED_BESSEL_I0-IMPL MAXIMA::TOTALDISREP-IMPL │ │ │ │ MAXIMA::GET-ONE-FACTOR-ECM MAXIMA::INTEGRALLOOKUPS │ │ │ │ MAXIMA::%PIARGS-OFFSET BIGFLOAT::BF-ELLIPTIC-EC MAXIMA::MARKND │ │ │ │ MAXIMA::EF-CMINUS-B MAXIMA::COMPSPLT-EQ MAXIMA::COMPSPLT │ │ │ │ MAXIMA::SCAXN MAXIMA::GET-SMALL-FACTORS MAXIMA::MEVAL1 │ │ │ │ MAXIMA::HYPGEO-EXEC MAXIMA::SSP MAXIMA::GM MAXIMA::LIMITNEG │ │ │ │ MAXIMA::SIGNFACTOR MAXIMA::FACTCOMB MAXIMA::%ETOLOG │ │ │ │ MAXIMA::MEVAL* MAXIMA::FINDSUB MAXIMA::INTEGRATE-CSC │ │ │ │ @@ -3445,70 +3454,70 @@ │ │ │ │ MAXIMA::CEILING-INTEGRAL MAXIMA::MAXIMUM MAXIMA::$ATANH │ │ │ │ MAXIMA::COERCE-FLOAT MAXIMA::ABS-IMPL MAXIMA::CONJUGATE-ASIN │ │ │ │ MAXIMA::TRIMF MAXIMA::AIRY_DBI-IMPL MAXIMA::FLOAT-ZETA │ │ │ │ MAXIMA::BFLOAT-DOUBLE-FACTORIAL │ │ │ │ MAXIMA::REWRITE-MEXPT-RETAINING-SIGN MAXIMA::EXACTONLY │ │ │ │ MAXIMA::CONJUGATE-SUM MAXIMA::DSKSETQ-AUX MAXIMA::SUPERCOSNX │ │ │ │ MAXIMA::SPLIT-TWO-TERM-POLY MAXIMA::SCAN-NUMBER-BEFORE-DOT │ │ │ │ - MAXIMA::DISPLA MAXIMA::VAR-OR-CONST MAXIMA::INTEGRATE-TAN │ │ │ │ - MAXIMA::FACTRAT MAXIMA::TBF MAXIMA::LOGCON │ │ │ │ + MAXIMA::DISPLA MAXIMA::VAR-OR-CONST MAXIMA::FACTRAT │ │ │ │ + MAXIMA::INTEGRATE-TAN MAXIMA::TBF MAXIMA::LOGCON │ │ │ │ MAXIMA::BFLOAT-EXPINTEGRAL-CHI MAXIMA::SUBSTINT1 │ │ │ │ - BIGFLOAT::BF-ERFC MAXIMA::NFORMAT-CHECK MAXIMA::GETFUN-LT │ │ │ │ - MAXIMA::SIGNUM-INTEGRAL MAXIMA::COMPLEX-BFLOAT-ERF │ │ │ │ + BIGFLOAT::BF-ERFC MAXIMA::SIGNUM-INTEGRAL MAXIMA::GETFUN-LT │ │ │ │ + MAXIMA::NFORMAT-CHECK MAXIMA::COMPLEX-BFLOAT-ERF │ │ │ │ MAXIMA::EXTRA-SIMP MAXIMA::GF_MINIMAL_POLY-IMPL │ │ │ │ MAXIMA::LISP->LISP-TR-LAMBDA MAXIMA::$ASEC MAXIMA::MQAPPLY1 │ │ │ │ MAXIMA::LUCAS-IMPL MAXIMA::COMBINE MAXIMA::SP1EXPT2 │ │ │ │ MAXIMA::ABS-INTEGRAL MAXIMA::ASSUME MAXIMA::HYPEREX │ │ │ │ MAXIMA::SUMCONTRACT1 MAXIMA::ASYMREDU MAXIMA::MTOSC │ │ │ │ MAXIMA::UNIT-STEP-INTEGRAL MAXIMA::BFLOAT-EXPINTEGRAL-SI │ │ │ │ MAXIMA::SIMPAB MAXIMA::BFALLROOTS-IMPL MAXIMA::FORGET1 │ │ │ │ MAXIMA::MAKE_RANDOM_STATE-IMPL MAXIMA::SPECREPCHECK │ │ │ │ MAXIMA::TR-MFUN MAXIMA::FACTORALG MAXIMA::SP1TRIGEX │ │ │ │ MAXIMA::LOWER MAXIMA::EXP-IMPL MAXIMA::STOTALDIFF │ │ │ │ MAXIMA::HYPREDERF │ │ │ │ MAXIMA::CONJUGATE-GAMMA-INCOMPLETE-GENERALIZED MAXIMA::MNLOGP │ │ │ │ MAXIMA::HYPERGEOMETRIC-0F0 MAXIMA::EF_EVAL-IMPL │ │ │ │ - MAXIMA::DISTREXEC MAXIMA::TESTTNEG MAXIMA::$ROUND │ │ │ │ + MAXIMA::DISTREXEC MAXIMA::$ROUND MAXIMA::TESTTNEG │ │ │ │ MAXIMA::ERFI-IMPL MAXIMA::SIGN-ODDFUN MAXIMA::SIMPLIM%ACOSH │ │ │ │ - MAXIMA::NUMDEN* MAXIMA::MRATEVAL │ │ │ │ - MAXIMA::CONJUGATE-GAMMA-INCOMPLETE-REGULARIZED MAXIMA::PIN%EX0 │ │ │ │ - MAXIMA::IDENTITYMX MAXIMA::CONJUGATE-EXPINTEGRAL-E1 │ │ │ │ + MAXIMA::NUMDEN* MAXIMA::MRATEVAL MAXIMA::PIN%EX0 │ │ │ │ + MAXIMA::CONJUGATE-GAMMA-INCOMPLETE-REGULARIZED │ │ │ │ + MAXIMA::CONJUGATE-EXPINTEGRAL-E1 MAXIMA::IDENTITYMX │ │ │ │ MAXIMA::SFORX MAXIMA::$TANH MAXIMA::NFORMAT MAXIMA::ARGNUM │ │ │ │ - MAXIMA::ERFCTD MAXIMA::SRATSIMP MAXIMA::INTEGRATE-COTH │ │ │ │ + MAXIMA::SRATSIMP MAXIMA::ERFCTD MAXIMA::INTEGRATE-COTH │ │ │ │ MAXIMA::AIRY-DBI-HYPERGEOMETRIC MAXIMA::XTHRU-IMPL │ │ │ │ MAXIMA::NON-NEGATIVE-SPLIT MAXIMA::MILLER-RABIN-DECOMPOSITION │ │ │ │ MAXIMA::RATIONALIZE-IMPL MAXIMA::MAXIMA-GETENV │ │ │ │ MAXIMA::INTOPOISCO MAXIMA::LGCPLUS MAXIMA::CONJUGATE-BESSEL-I │ │ │ │ MAXIMA::GF_DEGREE-IMPL MAXIMA::DISTREXPANDROOT │ │ │ │ MAXIMA::CONJUGATE-LOG CL-INFO::DISPLAY-ITEMS │ │ │ │ MAXIMA::WARN-UNDEFINED-VARIABLE MAXIMA::NUM-OF-LOGS │ │ │ │ MAXIMA::MINIMUM MAXIMA::BFLOAT-EXPINTEGRAL-EI │ │ │ │ MAXIMA::RECTFORM-IMPL MAXIMA::RATS │ │ │ │ MAXIMA::MCOND-EVAL-SYMBOLS-TR BIGFLOAT::BF-INVERSE-ERFC │ │ │ │ MAXIMA::INTEGRATE-SEC MAXIMA::$COSH MAXIMA::$GAMMA MAXIMA::LSA │ │ │ │ MAXIMA::SETIFY-IMPL MAXIMA::SPABS MAXIMA::SET-MODULUS │ │ │ │ - MAXIMA::CONJUGATE-ACSC MAXIMA::ED-IMPL MAXIMA::RANDOM-IMPL │ │ │ │ - MAXIMA::INIT MAXIMA::MOD1 MAXIMA::DEMOIVRE MAXIMA::EXPANDTIMES │ │ │ │ - MAXIMA::ESAP MAXIMA::GFACTOR-IMPL MAXIMA::TRANSPOSE-ELS │ │ │ │ + MAXIMA::ED-IMPL MAXIMA::CONJUGATE-ACSC MAXIMA::RANDOM-IMPL │ │ │ │ + MAXIMA::INIT MAXIMA::DEMOIVRE MAXIMA::MOD1 MAXIMA::EXPANDTIMES │ │ │ │ + MAXIMA::ESAP MAXIMA::TRANSPOSE-ELS MAXIMA::GFACTOR-IMPL │ │ │ │ BIGFLOAT::LI3NUMER MAXIMA::POISDECODEC MAXIMA::REFLECT │ │ │ │ MAXIMA::CDISREP MAXIMA::COMPSPLT-SINGLE MAXIMA::STIRLING0 │ │ │ │ MAXIMA::$TAN MAXIMA::HYPEREX0 MAXIMA::BATAP-NEW MAXIMA::MEVALN │ │ │ │ MAXIMA::UNKNOWN-IMPL MAXIMA::GF-NP2SMOD │ │ │ │ MAXIMA::SQRTDENEST-IMPL MAXIMA::INIT-LAMBERT-W-MINUS1 │ │ │ │ - MAXIMA::ERFC-IMPL MAXIMA::$CSC MAXIMA::THRAD │ │ │ │ + MAXIMA::$CSC MAXIMA::ERFC-IMPL MAXIMA::THRAD │ │ │ │ MAXIMA::*BREAK-POINTS* MAXIMA::SQRTDENEST1 BIGFLOAT::GAMMA │ │ │ │ MAXIMA::GETEXPLIST MAXIMA::ENTIER-IMPL MAXIMA::MAKEFACT-IMPL │ │ │ │ MAXIMA::SQRTDENEST2 MAXIMA::SUMCONTRACT-IMPL MAXIMA::LMIN-IMPL │ │ │ │ MAXIMA::%TH-IMPL MAXIMA::SCONVERT MAXIMA::EXTREME-FLOAT-VALUES │ │ │ │ BIGFLOAT::BF-FRESNEL-C MAXIMA::MNLOG MAXIMA::LOG-IMAG-0-2%PI │ │ │ │ MAXIMA::BFLOAT-EXPINTEGRAL-SHI MAXIMA::SQRT-10005-CONSTANTS │ │ │ │ BIGFLOAT::BF-FRESNEL-S MAXIMA::COMPSPLT-GENERAL MAXIMA::$LOG │ │ │ │ - MAXIMA::LIM-EXP MAXIMA::CONJUGATE-ATAN MAXIMA::BATAPP │ │ │ │ - MAXIMA::EXPONENTIALIZE-IMPL MAXIMA::F1P137 MAXIMA::LFIBTOPHI │ │ │ │ - MAXIMA::SQRT1+X^2 MAXIMA::GAMMARED │ │ │ │ + MAXIMA::LIM-EXP MAXIMA::CONJUGATE-ATAN │ │ │ │ + MAXIMA::EXPONENTIALIZE-IMPL MAXIMA::BATAPP MAXIMA::F1P137 │ │ │ │ + MAXIMA::LFIBTOPHI MAXIMA::SQRT1+X^2 MAXIMA::GAMMARED │ │ │ │ MAXIMA::CONJUGATE-EXPINTEGRAL-LI MAXIMA::SCAN-NUMBER-EXPONENT │ │ │ │ MAXIMA::$ASINH MAXIMA::EF_FACTOR-IMPL │ │ │ │ MAXIMA::TOPLEVEL-OPTIMIZE-1 MAXIMA::CONJUGATE-BESSEL-K │ │ │ │ MAXIMA::CSIGN MAXIMA::PRED-REVERSE MAXIMA::BBSORT1 │ │ │ │ MAXIMA::SIMPINF-TIMES MAXIMA::TRISPLIT MAXIMA::LT-SF-LOG │ │ │ │ MAXIMA::ALLROOTS-IMPL MAXIMA::SP2INTEG1 MAXIMA::LAMBERT_W-IMPL │ │ │ │ MAXIMA::LGCSIMP MAXIMA::*MMINUS MAXIMA::NUMDEN │ │ │ │ @@ -3549,34 +3558,35 @@ │ │ │ │ MAXIMA::SCALED_BESSEL_I1-IMPL MAXIMA::SIMPLIM%TAN MAXIMA::$SEC │ │ │ │ MAXIMA::PSDISREP MAXIMA::SP1 BIGFLOAT::IN-UNIT-CIRCLE-P │ │ │ │ MAXIMA::AIRY-AI-HYPERGEOMETRIC MAXIMA::$ASIN │ │ │ │ MAXIMA::INVERTBIGFLOAT MAXIMA::$ACSC MAXIMA::GF_MATNEG-IMPL │ │ │ │ MAXIMA::ANTIDERIV MAXIMA::GF-DISREP-FACTORS MAXIMA::$CSCH │ │ │ │ MAXIMA::BIGFLOATM* MAXIMA::RADCAN-IMPL MAXIMA::RISPLIT │ │ │ │ MAXIMA::SP1LOG2 MAXIMA::CONJUGATE-PLOG MAXIMA::RADMABS │ │ │ │ - MAXIMA::BFLOAT-EXPINTEGRAL-LI MAXIMA::%PIARGS-TAN/COT │ │ │ │ + MAXIMA::%PIARGS-TAN/COT MAXIMA::BFLOAT-EXPINTEGRAL-LI │ │ │ │ MAXIMA::PSP2FOLDSUM MAXIMA::EF_INVERT_BY_LU-IMPL │ │ │ │ MAXIMA::GVAR-LIM MAXIMA::LOGCONTRACT-IMPL MAXIMA::GF-CMINUS-B │ │ │ │ MAXIMA::SQRTX^2-1 MAXIMA::CONJUGATE-HANKEL-1 │ │ │ │ MAXIMA::DETERMINANT1 MAXIMA::DISTREXECINIT │ │ │ │ MAXIMA::RED-MONO-LOG MAXIMA::SRBINEXPND CL-INFO::PRINT-PROMPT │ │ │ │ MAXIMA::LI2SIMP MAXIMA::CONJUGATE-ACOS MAXIMA::ROOT-2Z/PI │ │ │ │ MAXIMA::LRDTAY MAXIMA::LI2NUMER MAXIMA::UNRAT │ │ │ │ MAXIMA::ZETA-IMPL MAXIMA::F3 MAXIMA::RATEXPAND-IMPL │ │ │ │ MAXIMA::SP2EXPT MAXIMA::HYPEREX1 MAXIMA::$ATAN │ │ │ │ - MAXIMA::POLARFORM-IMPL MAXIMA::CONJUGATE-HYPERGEOMETRIC │ │ │ │ - MAXIMA::SP1TRIG BIGFLOAT::BF-ERF MAXIMA::BREAK-DBM-LOOP │ │ │ │ - MAXIMA::CONJUGATE-BESSEL-Y MAXIMA::$ACOT MAXIMA::MAKPOLY │ │ │ │ - MAXIMA::BFLOAT-LOG-GAMMA MAXIMA::CONJUGATE-GAMMA-INCOMPLETE │ │ │ │ - MAXIMA::FORMAT1 MAXIMA::SUBVAR MAXIMA::FLOAT-IMPL │ │ │ │ - BIGFLOAT::PSI0 MAXIMA::AIRY-DAI-HYPERGEOMETRIC MAXIMA::FPATANH │ │ │ │ - MAXIMA::$SIN MAXIMA::$ACSCH MAXIMA::$SIGNUM MAXIMA::SIMPLN1 │ │ │ │ + MAXIMA::POLARFORM-IMPL MAXIMA::SP1TRIG │ │ │ │ + MAXIMA::CONJUGATE-HYPERGEOMETRIC BIGFLOAT::BF-ERF │ │ │ │ + MAXIMA::BREAK-DBM-LOOP MAXIMA::CONJUGATE-BESSEL-Y │ │ │ │ + MAXIMA::$ACOT MAXIMA::MAKPOLY MAXIMA::BFLOAT-LOG-GAMMA │ │ │ │ + MAXIMA::CONJUGATE-GAMMA-INCOMPLETE MAXIMA::FORMAT1 │ │ │ │ + MAXIMA::SUBVAR MAXIMA::FLOAT-IMPL BIGFLOAT::PSI0 │ │ │ │ + MAXIMA::AIRY-DAI-HYPERGEOMETRIC MAXIMA::FPATANH MAXIMA::$SIN │ │ │ │ + MAXIMA::$ACSCH MAXIMA::$SIGNUM MAXIMA::SIMPLN1 │ │ │ │ MAXIMA::MAKE-NUMBER MAXIMA::BFLOAT-EXPINTEGRAL-CI │ │ │ │ - BIGFLOAT::LAMBERT-BRANCH-APPROX MAXIMA::SIMPNCT-INVERT │ │ │ │ - MAXIMA::SPECDISREP MAXIMA::GETOPR0 MAXIMA::SP2EXPAND │ │ │ │ + BIGFLOAT::LAMBERT-BRANCH-APPROX MAXIMA::SPECDISREP │ │ │ │ + MAXIMA::SIMPNCT-INVERT MAXIMA::GETOPR0 MAXIMA::SP2EXPAND │ │ │ │ MAXIMA::SEVN)) │ │ │ │ (COMMON-LISP::PROCLAIM │ │ │ │ '(COMMON-LISP::FTYPE │ │ │ │ (COMMON-LISP::FUNCTION (COMMON-LISP::*) │ │ │ │ (COMMON-LISP::VALUES COMMON-LISP::T COMMON-LISP::T)) │ │ │ │ MAXIMA::SYMBOLCONC)) │ │ │ │ (COMMON-LISP::PROCLAIM ├── maxima_5.47.0-5_armhf.deb │ ├── file list │ │ @@ -1,3 +1,3 @@ │ │ -rw-r--r-- 0 0 0 4 2024-10-22 13:43:34.000000 debian-binary │ │ --rw-r--r-- 0 0 0 1732 2024-10-22 13:43:34.000000 control.tar.xz │ │ --rw-r--r-- 0 0 0 5551028 2024-10-22 13:43:34.000000 data.tar.xz │ │ +-rw-r--r-- 0 0 0 1736 2024-10-22 13:43:34.000000 control.tar.xz │ │ +-rw-r--r-- 0 0 0 5546516 2024-10-22 13:43:34.000000 data.tar.xz │ ├── control.tar.xz │ │ ├── control.tar │ │ │ ├── ./control │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ Package: maxima │ │ │ │ Version: 5.47.0-5 │ │ │ │ Architecture: armhf │ │ │ │ Maintainer: Camm Maguire │ │ │ │ -Installed-Size: 35237 │ │ │ │ +Installed-Size: 35238 │ │ │ │ Depends: libc6 (>= 2.38), libedit2 (>= 2.11-20080614-0), libgmp10 (>= 2:6.3.0+dfsg), libtirpc3t64 (>= 1.0.2), libx11-6 │ │ │ │ Recommends: maxima-share, gnuplot-x11 │ │ │ │ Suggests: texmacs, maxima-doc, xmaxima, maxima-emacs, wish │ │ │ │ Section: math │ │ │ │ Priority: optional │ │ │ │ Homepage: https://maxima.sourceforge.io/ │ │ │ │ Description: Computer algebra system -- base system │ │ │ ├── ./md5sums │ │ │ │ ├── ./md5sums │ │ │ │ │┄ Files differ │ ├── data.tar.xz │ │ ├── data.tar │ │ │ ├── file list │ │ │ │ @@ -15,15 +15,15 @@ │ │ │ │ -rw-r--r-- 0 root (0) root (0) 988 2021-05-15 23:20:52.000000 ./usr/share/doc/maxima/README │ │ │ │ -rw-r--r-- 0 root (0) root (0) 1011 2010-08-20 14:11:51.000000 ./usr/share/doc/maxima/README.Debian │ │ │ │ -rw-r--r-- 0 root (0) root (0) 2314 2024-10-22 13:43:34.000000 ./usr/share/doc/maxima/changelog.Debian.gz │ │ │ │ -rw-r--r-- 0 root (0) root (0) 4127 2024-10-22 13:43:34.000000 ./usr/share/doc/maxima/changelog.gz │ │ │ │ -rw-r--r-- 0 root (0) root (0) 1589 2010-09-22 20:37:05.000000 ./usr/share/doc/maxima/copyright │ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-22 13:43:34.000000 ./usr/share/doc/maxima/info/ │ │ │ │ -rw-r--r-- 0 root (0) root (0) 45813 2024-10-22 13:43:34.000000 ./usr/share/doc/maxima/info/maxima-index.lisp.gz │ │ │ │ --rw-r--r-- 0 root (0) root (0) 2045 2024-10-22 13:43:34.000000 ./usr/share/doc/maxima/test_results.out.gz │ │ │ │ +-rw-r--r-- 0 root (0) root (0) 2049 2024-10-22 13:43:34.000000 ./usr/share/doc/maxima/test_results.out.gz │ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-22 13:43:34.000000 ./usr/share/lintian/ │ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-22 13:43:34.000000 ./usr/share/lintian/overrides/ │ │ │ │ -rw-r--r-- 0 root (0) root (0) 156 2024-10-22 13:43:34.000000 ./usr/share/lintian/overrides/maxima │ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-22 13:43:34.000000 ./usr/share/man/ │ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-22 13:43:34.000000 ./usr/share/man/man1/ │ │ │ │ -rw-r--r-- 0 root (0) root (0) 4927 2024-10-22 13:43:34.000000 ./usr/share/man/man1/maxima.1.gz │ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-22 13:43:34.000000 ./usr/share/maxima/ │ │ │ ├── ./usr/lib/maxima/5.47.0/binary-gcl/maxima │ │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ │ @@ -3778,15 +3778,15 @@ │ │ │ │ │ (%i1) nction bug_report() provides bug reporting information. │ │ │ │ │ 5pre10sp".lisp"sp".lisp"5pre10 │ │ │ │ │ Source License: LGPL(gcl,gmp), GPL(unexec,bfd,xgcl) │ │ │ │ │ Binary License: GPL due to GPL'ed components: (XGCL UNEXEC) │ │ │ │ │ Modifications of this banner must retain notice of a compatible license │ │ │ │ │ Dedicated to the memory of W. Schelter │ │ │ │ │ Use (help) to get some basic information on how to use GCL. │ │ │ │ │ -/usr/share/locale/en/LC_MESSAGES/maxima.mo │ │ │ │ │ +/usr/share/locale/it/LC_MESSAGES/maxima.mo │ │ │ │ │ LC_MESSAGES/maxima.mo │ │ │ │ │ (#0)>=(#1){ │ │ │ │ │ immnum_ge(#0,#1)Lmonotonically_nonincreasing │ │ │ │ │ elt(#0,#1)x │ │ │ │ │ elt(#0,fix(#1)) │ │ │ │ │ elt(#0,#1)~ │ │ │ │ │ PCL OPERATOR slot WRITER │ │ │ │ │ @@ -13915,23 +13915,23 @@ │ │ │ │ │ variable and the value it is bound to. │ │ │ │ │ 'setcheck' may be set to 'all' or 'true' thereby including all │ │ │ │ │ variables.ESTE$SETCHECKERTY │ │ │ │ │ the operation invoked in place of addition in a matrix │ │ │ │ │ multiplication. 'matrix_element_add' can be assigned any n-ary │ │ │ │ │ operator.ECTI++ │ │ │ │ │ $MATRIX_ELEMENT_ADD │ │ │ │ │ -If `false' then no maxima-error message is printed!,MF │ │ │ │ │ -Causes A . A to be simplified to A ^^ 2.$DOTEXPTSIMPF │ │ │ │ │ +Causes A . A to be simplified to A ^^ 2.$DOTEXPTSIMPMF │ │ │ │ │ When 'ratmx' is 'false', determinant and matrix addition, │ │ │ │ │ subtraction, and multiplication are performed in the representation │ │ │ │ │ of the matrix elements and cause the result of matrix inversion to │ │ │ │ │ be left in general representation. │ │ │ │ │ When 'ratmx' is 'true', the 4 operations mentioned above are │ │ │ │ │ performed in CRE form and the result of matrix inverse is in CRE │ │ │ │ │ - form.EVEN$RATMX| │ │ │ │ │ + form.T │ │ │ │ │ +If `false' then no maxima-error message is printed! │ │ │ │ │ Causes a non-commutative product to be considered associative, so │ │ │ │ │ that A . (B . C) is simplified to A . B . C. If this flag is off, │ │ │ │ │ dot is taken to be right associative, i.e. A . B . C is simplified │ │ │ │ │ to A . (B . C).KE$DOTASSOCONEVENTCauses every non-commutative product to be expanded each time it is │ │ │ │ │ simplified, i.e. A . (B + C) will simplify to A . B + A . C.OPERT$DOTDISTRIBF │ │ │ │ │ -Causes a non-commutative product of a scalar and another term to be │ │ │ │ │ simplified to a commutative product. Scalars and constants are │ │ │ │ │ @@ -13976,36 +13976,35 @@ │ │ │ │ │ X MUST BE GE 4| │ │ │ │ │ Causes SIMP flags to be ignored. $EXPAND works by binding $EXPOP to │ │ │ │ │ $MAXPOSEX, $EXPON to $MAXNEGEX, and DOSIMP to T.EDOSIMP| │ │ │ │ │ When true, Maxima displays '%e' to a negative exponent as a │ │ │ │ │ quotient..$%EDISPFLAGGEVENControls whether the irreducible factors returned by 'factor' are in │ │ │ │ │ expanded (the default) or recursive (normal CRE) form.XMA$FACEXPAND-TYPE │ │ │ │ │ If `t' floating point coeffs are not converted to rationalsQUOTE$KEEPFLOATRROREVIf TRUE, products of sums and exponentiated sums go into nested │ │ │ │ │ - sums.S$SUMEXPANDVENT-M │ │ │ │ │ -A list of the arguments of the function 'ratvars' when it was called │ │ │ │ │ - most recently. Each call to the function 'ratvars' resets the │ │ │ │ │ - list.ODEControls whether `risch' generates polylogsR_COD$LIFLAG │ │ │ │ │ + sums.S$SUMEXPANDVENT-MControls whether `risch' generates polylogs-REQU$LIFLAG │ │ │ │ │ When true, allows rationalization of denominators with respect to │ │ │ │ │ - radicals to take effect. │ │ │ │ │ --QU$RATALGDENOMEVENTELLRATLISTD │ │ │ │ │ -*FNEWVARSW-QUOTE*RATWEIGHTSOREVEDesignates which resultant algorithmXERR$SUBRES │ │ │ │ │ -If `t' constant factor of polynomial is also factored │ │ │ │ │ -$FACTORFLAG-QUOTCauses negations to be distributed over sums, e.g. -(A+B) is │ │ │ │ │ - simplified to -A-B. │ │ │ │ │ + radicals to take effect.CODE$RATALGDENOM │ │ │ │ │ +-QTELLRATLISTXERRO*FNEWVARSWOR_COD*RATWEIGHTSF │ │ │ │ │ +-Designates which resultant algorithmF │ │ │ │ │ +If `t' constant factor of polynomial is also factoredVEN$FACTORFLAGD │ │ │ │ │ +Causes negations to be distributed over sums, e.g. -(A+B) is │ │ │ │ │ + simplified to -A-B.SPLAY │ │ │ │ │ $NEGDISTRIB │ │ │ │ │ -A list of variables with respect to which factoring is not to occur. │ │ │ │ │ -$DONTFACTOR │ │ │ │ │ +-QUA list of variables with respect to which factoring is not to occur. │ │ │ │ │ +$DONTFACTORQUOTE*ALPHA| │ │ │ │ │ Causes a throw to the tag ERRORSW when certain errors occur rather │ │ │ │ │ than the printing of a message. Kludgy MAXIMA-SUBSTITUTE for │ │ │ │ │ MAXIMA-ERROR signalling. │ │ │ │ │ When false, causes 'sqrt' to display with exponent 1/2. │ │ │ │ │ $SQRTDISPFLAG │ │ │ │ │ The tolerance which establishes the confidence interval for the │ │ │ │ │ - roots found by the 'realroots' function. │ │ │ │ │ + roots found by the 'realroots' function.J │ │ │ │ │ $ROOTSEPSILON │ │ │ │ │ +A list of the arguments of the function 'ratvars' when it was called │ │ │ │ │ + most recently. Each call to the function 'ratvars' resets the │ │ │ │ │ The tolerance used in the conversion of floating point numbers to │ │ │ │ │ rational numbers, when the option variable 'bftorat' has the value │ │ │ │ │ 'false'. │ │ │ │ │ $RATEPSILON │ │ │ │ │ If 'true', maxima will give up factorization of integers if no factor │ │ │ │ │ is found after trial divisions and Pollard's rho method and │ │ │ │ │ factorization will not be complete. │ │ │ │ │ @@ -16835,147 +16834,70 @@ │ │ │ │ │ *ALPHABET*E │ │ │ │ │ -QDERIVLISTIXNUM │ │ │ │ │ OPERS-LIST │ │ │ │ │ -LON*CHECKCOEFSIGNLIST*AT │ │ │ │ │ ,A symbol naming the function used to display help, as determined │ │ │ │ │ from $output_format_for_help.*HELP-DISPLAY-FUNCTION*A-1//2 │ │ │ │ │ &MORE-COUNT │ │ │ │ │ -age quantum_computing" . ("maxima.info-3" 435001 814)) │ │ │ │ │ -("Package rducon" . ("maxima.info-3" 481438 1414)) │ │ │ │ │ -("Package scifac" . ("maxima.info-3" 482996 1016)) │ │ │ │ │ -("Parabolic Cylinder Functions" . ("maxima.info-1" 797465 911)) │ │ │ │ │ -("Plotting Formats" . ("maxima.info-1" 516097 3454)) │ │ │ │ │ -("Plotting Options" . ("maxima.info-1" 543131 27504)) │ │ │ │ │ -("Possible improvements to contrib_ode" . ("maxima.info-2" 702955 943)) │ │ │ │ │ -("Random Numbers" . ("maxima.info-1" 461844 2582)) │ │ │ │ │ -("References" . ("maxima.info-3" 718572 71)) │ │ │ │ │ -("References for contrib_ode" . ("maxima.info-2" 704821 1430)) │ │ │ │ │ -("Relational operators" . ("maxima.info-1" 291144 2569)) │ │ │ │ │ -("Root, Exponential and Logarithmic Functions" . ("maxima.info-1" 430062 14081)) │ │ │ │ │ -("Share" . ("maxima.info-2" 391896 342)) │ │ │ │ │ -("Source Level Debugging" . ("maxima.info-2" 615074 3772)) │ │ │ │ │ -("String Input and Output" . ("maxima.info-3" 544735 14458)) │ │ │ │ │ -("String Processing" . ("maxima.info-3" 571062 12700)) │ │ │ │ │ -("Strings" . ("maxima.info-1" 129031 103)) │ │ │ │ │ -("Structures" . ("maxima.info-1" 209211 115)) │ │ │ │ │ -("Struve Functions" . ("maxima.info-1" 789041 1473)) │ │ │ │ │ -("Test cases for contrib_ode" . ("maxima.info-2" 704086 606)) │ │ │ │ │ -("The dynamics package" . ("maxima.info-3" 28524 527)) │ │ │ │ │ -("Trigonometric Functions" . ("maxima.info-1" 445001 149)) │ │ │ │ │ -("User defined operators" . ("maxima.info-1" 314719 10965)) │ │ │ │ │ -("Visualization with VTK" . ("maxima.info-3" 35729 15370)) │ │ │ │ │ -("Warning Messages" . ("maxima.info-3" 728489 117)) │ │ │ │ │ -(load-info-hashtables (maxima::maxima-load-pathname-directory) deffn-defvr-pairs section-pairs)) │ │ │ │ │ -Functions and Variables for to_poly_solve" . ("maxima.info-3" 596419 49685)) │ │ │ │ │ -("Functions and Variables for trigtools" . ("maxima.info-3" 689096 341)) │ │ │ │ │ -("Functions and Variables for worldmap" . ("maxima.info-3" 4615 12456)) │ │ │ │ │ -("Functions and Variables for wrstcse" . ("maxima.info-3" 672014 7337)) │ │ │ │ │ -("Functions and Variables for zeilberger" . ("maxima.info-3" 681714 5692)) │ │ │ │ │ -("Functions and variables for asympa" . ("maxima.info-2" 644284 81)) │ │ │ │ │ -("Functions for Complex Numbers" . ("maxima.info-1" 412273 8609)) │ │ │ │ │ -("Functions for Gentran" . ("maxima.info-3" 114256 7362)) │ │ │ │ │ -("Functions for Numbers" . ("maxima.info-1" 396865 14812)) │ │ │ │ │ -("Functions for numerical solution of differential equations" . ("maxima.info-1" 996785 13788)) │ │ │ │ │ -("Functions for numerical solution of equations" . ("maxima.info-1" 988523 6564)) │ │ │ │ │ -("Functions in pytranslate" . ("maxima.info-3" 426956 2323)) │ │ │ │ │ -("Gamma and Factorial Functions" . ("maxima.info-1" 723928 39616)) │ │ │ │ │ -("Garbage Collection" . ("maxima.info-2" 579886 791)) │ │ │ │ │ -("Gentran Evaluation Forms" . ("maxima.info-3" 131141 3003)) │ │ │ │ │ -("Gentran Mode Switches" . ("maxima.info-3" 121750 1876)) │ │ │ │ │ -("Gentran Option Variables" . ("maxima.info-3" 123761 7275)) │ │ │ │ │ -("Gnuplot Options" . ("maxima.info-1" 571703 10150)) │ │ │ │ │ -("Gnuplot_pipes Format Functions" . ("maxima.info-1" 582176 1165)) │ │ │ │ │ -("Graphical analysis of discrete dynamical systems" . ("maxima.info-3" 29220 6337)) │ │ │ │ │ -("Hypergeometric Functions" . ("maxima.info-1" 790686 6522)) │ │ │ │ │ -("Identifiers" . ("maxima.info-1" 219738 2150)) │ │ │ │ │ -("Inequality" . ("maxima.info-1" 222058 169)) │ │ │ │ │ -("Interrupts" . ("maxima.info-2" 373882 948)) │ │ │ │ │ -("Introduction for Runtime Environment" . ("maxima.info-2" 372686 977)) │ │ │ │ │ -("Introduction to Affine" . ("maxima.info-2" 61226 116)) │ │ │ │ │ -("Introduction to Command Line" . ("maxima.info-1" 42431 67)) │ │ │ │ │ -("Introduction to Differential Equations" . ("maxima.info-1" 962597 432)) │ │ │ │ │ -("Introduction to Elliptic Functions and Integrals" . ("maxima.info-1" 800301 3884)) │ │ │ │ │ -("Introduction to Expressions" . ("maxima.info-1" 215729 1472)) │ │ │ │ │ -("Introduction to Fourier series" . ("maxima.info-2" 268720 303)) │ │ │ │ │ -("Introduction to Function Definition" . ("maxima.info-2" 495879 83)) │ │ │ │ │ -("Introduction to Gentran" . ("maxima.info-3" 113698 427)) │ │ │ │ │ -("Introduction to Integration" . ("maxima.info-1" 850390 841)) │ │ │ │ │ -("Introduction to Matrices and Linear Algebra" . ("maxima.info-2" 754 152)) │ │ │ │ │ -("Introduction to Maxima's Database" . ("maxima.info-1" 464952 79)) │ │ │ │ │ -("Introduction to Miscellaneous Options" . ("maxima.info-2" 391457 272)) │ │ │ │ │ -("Introduction to ODEPACK" . ("maxima.info-3" 359480 1117)) │ │ │ │ │ -("Introduction to Plotting" . ("maxima.info-1" 513318 2532)) │ │ │ │ │ -("Introduction to Polynomials" . ("maxima.info-1" 625177 2945)) │ │ │ │ │ -("Introduction to Program Flow" . ("maxima.info-2" 580842 164)) │ │ │ │ │ -("Introduction to QUADPACK" . ("maxima.info-1" 889252 4055)) │ │ │ │ │ -("Introduction to Rules and Patterns" . ("maxima.info-2" 399110 860)) │ │ │ │ │ -("Introduction to Series" . ("maxima.info-2" 240002 395)) │ │ │ │ │ -("Introduction to Sets" . ("maxima.info-2" 442062 7058)) │ │ │ │ │ -("Introduction to Simplification" . ("maxima.info-1" 353166 9859)) │ │ │ │ │ -("Introduction to Special Functions" . ("maxima.info-1" 709975 2081)) │ │ │ │ │ -("Introduction to String Processing" . ("maxima.info-3" 541292 3278)) │ │ │ │ │ -("Introduction to Symmetries" . ("maxima.info-2" 332118 1313)) │ │ │ │ │ -("Introduction to Units" . ("maxima.info-3" 647510 3579)) │ │ │ │ │ -("Introduction to algebraic extensions" . ("maxima.info-1" 699266 3271)) │ │ │ │ │ -("Introduction to alt-display" . ("maxima.info-2" 631569 2654)) │ │ │ │ │ -("Introduction to asympa" . ("maxima.info-2" 643787 377)) │ │ │ │ │ -("Introduction to atensor" . ("maxima.info-2" 218067 3801)) │ │ │ │ │ -("Introduction to celine" . ("maxima.info-2" 664734 3764)) │ │ │ │ │ -("Introduction to cobyla" . ("maxima.info-2" 670079 2341)) │ │ │ │ │ -("Introduction to contrib_ode" . ("maxima.info-2" 691531 5572)) │ │ │ │ │ -("Introduction to ctensor" . ("maxima.info-2" 152522 4274)) │ │ │ │ │ -("Introduction to descriptive" . ("maxima.info-2" 706735 4941)) │ │ │ │ │ -("Introduction to distrib" . ("maxima.info-2" 800784 5868)) │ │ │ │ │ -("Introduction to draw" . ("maxima.info-2" 932681 2250)) │ │ │ │ │ -("Introduction to drawdf" . ("maxima.info-3" 17577 1754)) │ │ │ │ │ -("Introduction to ezunits" . ("maxima.info-3" 54096 3499)) │ │ │ │ │ -("Introduction to fast Fourier transform" . ("maxima.info-1" 972530 434)) │ │ │ │ │ -("Introduction to finance" . ("maxima.info-3" 95278 466)) │ │ │ │ │ -("Introduction to fractals" . ("maxima.info-3" 107014 485)) │ │ │ │ │ -("Introduction to graphs" . ("maxima.info-3" 137983 956)) │ │ │ │ │ -("Introduction to grobner" . ("maxima.info-3" 190761 1615)) │ │ │ │ │ -("Introduction to hompack" . ("maxima.info-3" 207060 169)) │ │ │ │ │ -("Introduction to interpol" . ("maxima.info-3" 215993 271)) │ │ │ │ │ -("Introduction to itensor" . ("maxima.info-2" 67275 12592)) │ │ │ │ │ -("Introduction to lapack" . ("maxima.info-3" 231052 189)) │ │ │ │ │ -("Introduction to lbfgs" . ("maxima.info-3" 255461 903)) │ │ │ │ │ -("Introduction to linearalgebra" . ("maxima.info-3" 273851 4374)) │ │ │ │ │ -("Introduction to lsquares" . ("maxima.info-3" 307078 199)) │ │ │ │ │ -("Introduction to minpack" . ("maxima.info-3" 332440 169)) │ │ │ │ │ -("Introduction to mnewton" . ("maxima.info-3" 339272 168)) │ │ │ │ │ -("Introduction to numerical solution of differential equations" . ("maxima.info-1" 995522 1090)) │ │ │ │ │ -("Introduction to numericalio" . ("maxima.info-3" 343404 4060)) │ │ │ │ │ -("Introduction to operatingsystem" . ("maxima.info-3" 368640 177)) │ │ │ │ │ -("Introduction to operators" . ("maxima.info-1" 277526 4065)) │ │ │ │ │ -("Introduction to orthogonal polynomials" . ("maxima.info-3" 373354 17610)) │ │ │ │ │ -("Introduction to physical_constants" . ("maxima.info-3" 57847 4573)) │ │ │ │ │ -("Introduction to pslq" . ("maxima.info-3" 419057 338)) │ │ │ │ │ -("Introduction to pytranslate" . ("maxima.info-3" 424258 2464)) │ │ │ │ │ -("Introduction to simplex" . ("maxima.info-3" 453509 1991)) │ │ │ │ │ -("Introduction to simplification" . ("maxima.info-3" 462669 250)) │ │ │ │ │ -("Introduction to solve_rec" . ("maxima.info-3" 484382 583)) │ │ │ │ │ -("Introduction to stats" . ("maxima.info-3" 495046 995)) │ │ │ │ │ -("Introduction to trigtools" . ("maxima.info-3" 688296 606)) │ │ │ │ │ -("Introduction to wrstcse" . ("maxima.info-3" 671016 875)) │ │ │ │ │ -("Introduction to zeilberger" . ("maxima.info-3" 679728 1806)) │ │ │ │ │ -("Keyword Commands" . ("maxima.info-2" 619053 2199)) │ │ │ │ │ -("Lisp and Maxima" . ("maxima.info-2" 575612 3958)) │ │ │ │ │ -("Lists" . ("maxima.info-1" 142013 136)) │ │ │ │ │ -("Logical operators" . ("maxima.info-1" 293993 2580)) │ │ │ │ │ -("Macros" . ("maxima.info-2" 502517 8639)) │ │ │ │ │ -("Nouns and Verbs" . ("maxima.info-1" 217324 2252)) │ │ │ │ │ -("Numbers" . ("maxima.info-1" 103789 103)) │ │ │ │ │ -("Octets and Utilities for Cryptography" . ("maxima.info-3" 584056 11900)) │ │ │ │ │ -("Operators for Equations" . ("maxima.info-1" 296889 4864)) │ │ │ │ │ -("Package absimp" . ("maxima.info-3" 463054 894)) │ │ │ │ │ -("Package combinatorics" . ("maxima.info-2" 677865 1818)) │ │ │ │ │ -("Package f90" . ("maxima.info-3" 91198 3712)) │ │ │ │ │ -("Package facexp" . ("maxima.info-3" 464115 6020)) │ │ │ │ │ -("Package functs" . ("maxima.info-3" 470476 6509)) │ │ │ │ │ -("Package ineq" . ("maxima.info-3" 477318 3915)( │ │ │ │ │ +Functions and Variables for Program Flowmaxima.info-2 │ │ │ │ │ +Functions and Variables for lapack │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Nouns and Verbs │ │ │ │ │ +maxima.info-12 │ │ │ │ │ +Functions and Variables for continuous distributions │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Examples for cobyla │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Package functs │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Introduction to Miscellaneous Options │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Structures │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for data manipulation │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for ratpow │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for odepack │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for discrete distributions │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Package combinatorics │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for hompack │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for romberg │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Introduction to linearalgebra │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Gentran Mode Switches │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for lindstedt │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Introduction to Series │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for lsquares │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for simplex │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Directory operations │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for Fortran Output │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for alt-display │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and variables for asympa │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Introduction to Special Functions │ │ │ │ │ +Comments │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/share/{affine,algebra,algebra/charsets,algebra/solver,amatrix,bernstein,calculus,cobyla,cobyla/ex,cobyla/lisp,colnew,colnew/ex1,colnew/ex2,colnew/ex3,colnew/ex4,colnew/lisp,combinatorics,contrib,contrib/Eulix,contrib/Grobner,contrib/Zeilberger,contrib/alt-display,contrib/altsimp,contrib/binsplit,contrib/bitwise,contrib/boolsimp,contrib/coma,contrib/diffequations,contrib/diffequations/tests,contrib/elliptic_curves,contrib/elliptic_curves/figures,contrib/format,contrib/fresnel,contrib/gentran,contrib/gentran/man,contrib/gentran/test,contrib/gf,contrib/integration,contrib/levin,contrib/lurkmathml,contrib/maxima-odesolve,contrib/maximaMathML,contrib/mcclim,contrib/noninteractive,contrib/odes,contrib/operatingsystem,contrib/prim,contrib/rand,contrib/rkf45,contrib/sarag,contrib/smath,contrib/state,contrib/symplectic_ode,contrib/trigtools,contrib/unicodedata,contrib/unit,contrib/vector3d,descriptive,diff_form,diff_form/tests,diffequations,distrib,draw,dynamics,ezunits,fftpack5,fftpack5/lisp,finance,fourier_elim,fractals,graphs,hompack,hompack/lisp,hypergeometric,integequations,integer_sequence,integration,lapack,lapack/blas,lapack/lapack,lbfgs,linearalgebra,logic,lsquares,macro,matrix,minpack,minpack/lisp,misc,mnewton,multiadditive,nelder_mead,numeric,numericalio,odepack,odepack/src,orthopoly,pdiff,physics,pslq,pytranslate,quantum,simplex,simplex/Tests,simplification,solve_rat_ineq,solve_rec,sound,stats,stringproc,sym,tensor,tensor/tracefree-code,test_batch_encodings,to_poly_solve,translators,translators/m2mj,trigonometry,utils,vector,z_transform}/$$$.{mac,mc,wxm} │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/$$$.{o,lisp,lsp} │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/$$$.{o,lisp,lsp} │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/share/$$.{usg,texi} │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/doc/$$.{usg,texi} │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/mdebug.lispma-binary-gcl/binarHOOK-TYPEsys.o │ │ │ │ │ Prompt symbol of the demo function, playback, and the Maxima break loop.$PROMPT │ │ │ │ │ *NEED-PROMPT*csy │ │ │ │ │ $ALT_FORMAT_PROMPT: patt │ │ │ │ │ *PROMPT-SUFFIX*n~A~A~A │ │ │ │ │ L!0F^hQh │ │ │ │ │ l2AF(`PF │ │ │ │ │ @@ -18771,90 +18693,83 @@ │ │ │ │ │ CL-SLOOPMACSYMA │ │ │ │ │ COMMON-LISP-USERCMDLINE │ │ │ │ │ BIGFLOATCOMMAND-LINES-POINTL │ │ │ │ │ FORTRAN-TO-LISP-LIBRARYMMAXIMA │ │ │ │ │ BIGFLOAT-IMPL-SES1 │ │ │ │ │ SB-PACKAGE-LOCKSBIGFLOATBIGFLOAT-IMPLVV │ │ │ │ │ Functions for Numbersiondiagmetricables maxima.info-2DefFunctions and Variables for ctensor-3 │ │ │ │ │ -maxima.info-1 VaFunctions for Numbersolvunit_stepackgroumaxima.info-3a.iFunctions and Variables for orthogonal polynomialso-2FFPEquation operatoriables maxima.info-1iscOperators for Equationsicol │ │ │ │ │ -maxima.info-2ormFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -path_graphand Vamaxima.info-3etsFunctions and Variables for graphsmma Rarandom_discrete_uniformfmaxima.info-2a.iDiscrete Uniform Random Variablerectform_log_if_constantmaxima.info-3decFunctions and Variables for to_poly_solveiables skewness_geometricernsR maxima.info-2a.iGeometric Random Variableiables unicode │ │ │ │ │ -maxima.info-3EFFCharacterstetrahstd │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for descriptive statisticsfine │ │ │ │ │ -fernfalemaxima.info-3ionDefinitions for IFS fractals Defadd_edgesermult │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -/Functions and Variables for graphsatoricminfactorialure │ │ │ │ │ -maxima.info-1VARCombinatorial Functions do │ │ │ │ │ -maxima.info-2m_tFunctions and Variables for Program Flowopenr_binarygrapmaxima.info-3_paFunctions and Variables for binary input and outputctalsparGosperaxima.imaxima.info-3ionFunctions and Variables for zeilbergerTVimaginaryfo-2TE │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Propertiesa │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Listsor drawunmarkvaro │ │ │ │ │ --QUmaxima.info-3 │ │ │ │ │ -,SFunctions for Gentranes copyP │ │ │ │ │ -maxima.info-1se_Functions and Variables for Expressionsaip_grid_inr fastmaxima.info-2sfoFunctions and Variables for drawnormalizeunctionmaxima.info-3es Functions and Variables for Quantum_Computinga.iskewness_discrete_uniformiables maxima.info-2s%eDiscrete Uniform Random Variablekurtosis_negative_binomialryptogmaxima.info-2nspNegative Binomial Random Variable and Vapsubst │ │ │ │ │ -maxima.info-1ebrFunctions and Variables for Expressions │ │ │ │ │ -maxima.info-2ionFunctions and Variables for atensor_fileread_matrix-1 │ │ │ │ │ -maxima.info-3onsFunctions and Variables for plain-text input and output substinpartep │ │ │ │ │ -maxima.info-1 │ │ │ │ │ --Functions and Variables for Expressionssnonnegintegerp │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Numbers │ │ │ │ │ -/POannuity_pv_utf8 │ │ │ │ │ -maxima.info-30~&Functions and Variables for finance-1 w rombergabsand Vamaxima.info-3xprFunctions and Variables for rombergctiongraph_charpolys maxima.info-3ileFunctions and Variables for graphso-2-QUsubvar │ │ │ │ │ -maxima.info-1te Functions and Variables for Arraysxima.imost_positive_float*d^(amaxima.info-1 w Functions and Variables for Constantses file_output_append │ │ │ │ │ --QUOmaxima.info-1secFunctions and Variables for File Input and Outputor drawarrayinfoaxima.imaxima.info-1ionFunctions and Variables for ArraysE │ │ │ │ │ -/M2while │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Program Flowbf_inverse_fft =maxima.info-1 VaFunctions and Variables for fast Fourier transformo-3IALjoinP │ │ │ │ │ -maxima.info-1TE │ │ │ │ │ -Functions and Variables for Listsernoullskewness_negative_binomialsume_emaxima.info-2ordNegative Binomial Random Variable and Vadivisorsmaxima.info-2putFunctions and Variables for Setsmon2schurraphicamaxima.info-2 diFunctions and Variables for Symmetries │ │ │ │ │ -alt_display_output_typenmaxima.info-2es Functions and Variables for alt-displaytadjust_external_formatETmaxima.info-3 VaCharactersr Fileelevation <1>tpumaxima.info-3 │ │ │ │ │ -Visualization with VTKonssort │ │ │ │ │ -maxima.info-3atrString Processinglgebra │ │ │ │ │ -std_normalxima.imaxima.info-2ionNormal Random Variablelyclose │ │ │ │ │ -maxima.info-3iptString Input and Output*gcfac │ │ │ │ │ -maxima.info-3es Package scifacl totient │ │ │ │ │ -maxima.info-2-TYFunctions and Variables for Number Theoryor Polytr_numermaxima.info-2a.iFunctions and Variables for Function Definitiontlispdispmaxima.info-1uouFunctions and Variables for Displaytinuofacts │ │ │ │ │ -maxima.info-1iabFunctions and Variables for Factsfo-2(z)lratsubst and Vamaxima.info-1rawFunctions and Variables for Polynomialsnyaxis_widthbles maxima.info-2ve Functions and Variables for drawexpand │ │ │ │ │ -maxima.info-1ablFunctions and Variables for Simplificationnctionsphere │ │ │ │ │ -maxima.info-3etsVisualization with VTK.ixaxis_widthma anmaxima.info-2uncFunctions and Variables for drawdoscmxplusand Vamaxima.info-2istFunctions and Variables for Matrices and Linear Algebravperm_next and Vamaxima.info-2robFunctions and Variables for Combinatorics for Nufindde │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for ctensor │ │ │ │ │ -maxima.info-2ionFunctions and Variables for contrib_odeologzP │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for drawzeta%pi │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Number Theoryor drawstemplotmaxima.info-2 │ │ │ │ │ -,Functions and Variables for statistical graphsx │ │ │ │ │ -default_let_rule_packagemaxima.info-2es Functions and Variables for Rules and Patternsompoissubstaxima.imaxima.info-2ot Functions and Variables for Poisson seriesnctionratdenomdivides maxima.info-1l pFunctions and Variables for Polynomials │ │ │ │ │ -logy <1>maxima.info-2es Functions and Variables for drawclear_edge_weightfo-3*sqmaxima.info-3 VaFunctions and Variables for graphsxima.isubmatrixunctionmaxima.info-2es Functions and Variables for Matrices and Linear Algebranspherical_bessel_jr Serimaxima.info-3 │ │ │ │ │ -Functions and Variables for orthogonal polynomialsMPLETEkurtosis_continuous_uniform-3XP-maxima.info-2 VaContinuous Uniform Random VariableL │ │ │ │ │ --Qbit_rsh │ │ │ │ │ -maxima.info-2ionFunctions and Variables for bitwisepmetdkurtosis_normalimaxima.info-2ionNormal Random Variableenpoints <1>qrt │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for drawsubsetp │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Setstransformor Filemaxima.info-2tpuFunctions and Variables for drawhead_typeunctionmaxima.info-2es Functions and Variables for drawmatrix_element_transposemaxima.info-2es Functions and Variables for Matrices and Linear Algebraierf │ │ │ │ │ -maxima.info-1 VaError Functionencequalignoretilemaxima.info-3AR │ │ │ │ │ -Characterso-2QUOquantile_student_tariablmaxima.info-2m_rStudent's t Random Variable-3/MEeliminate_usingamaxima.info-3rapFunctions and Variables for to_poly_solveunctionratvarswitchles maxima.info-1 │ │ │ │ │ -/Functions and Variables for Polynomialsapiechart_descriptionformmaxima.info-2EXPFunctions and Variables for statistical graphsaylinsolvewarnma.imaxima.info-1ighFunctions and Variables for Equationsa.ivertex_eccentricitynd Vamaxima.info-3atrFunctions and Variables for graphsxima.ivar_laplacectionmaxima.info-2es Laplace Random VariablePsubsampleFREEVARmaxima.info-2/Z │ │ │ │ │ -Functions and Variables for data manipulationr_mvar_continuous_uniform.imaxima.info-2ionContinuous Uniform Random Variabletimizedefmatchmaxima.info-2ionFunctions and Variables for Rules and Patterns │ │ │ │ │ -readbytemaxima.info-3ighString Input and Outputsxreduce │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Listsncombinexptsubstaxima.imaxima.info-1ionFunctions and Variables for Expressionsnexpress │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -/Functions and Variables for Differentiation │ │ │ │ │ -zaxis_width-2D │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawintfaclimaxima.imaxima.info-1ionFunctions and Variables for Polynomialsifile_search_demomaxima.info-1erbFunctions and Variables for File Input and Output and Vaset_draw_defaultsificatimaxima.info-2 │ │ │ │ │ -Functions and Variables for drawlinear_programnemaxima.info-3 │ │ │ │ │ -/Functions and Variables for simplexctionncexpt │ │ │ │ │ -maxima.info-1oisFunctions and Variables for Displaydiscrinvariant1xima.imaxima.info-2al Functions and Variables for ctensornmet_mean_discrete_uniformEFFmaxima.info-2 VaDiscrete Uniform Random Variableperm_rankaxima.imaxima.info-2ionFunctions and Variables for Combinatoricsom,SETVfundef │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Function Definitionfquantile_noncentral_chi2maxima.info-2 VaNoncentral Chi-squared Random Variable │ │ │ │ │ -maxima.info-3ionVisualization with VTKletest_proportions_differenceerse_maxima.info-3a.iFunctions and Variables for statsor fastz_voxel │ │ │ │ │ -maxima.info-2OEFFunctions and Variables for drawsomeP │ │ │ │ │ -maxima.info-2es Functions and Variables for Setstrivial_solutions and Vamaxima.info-3o_pFunctions and Variables for zeilberger.ifontP │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawmatrix_sizeEVAR maxima.info-3 │ │ │ │ │ -/BFunctions and Variables for linearalgebraonment │ │ │ │ │ -set_edge_weightimaxima.info-3ionFunctions and Variables for graphsinear verbose │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -/Functions and Variables for Seriesables new │ │ │ │ │ +maxima.info-1es Functions for Numbers │ │ │ │ │ +unit_stepdZ │ │ │ │ │ +/VAmaxima.info-3EVAFunctions and Variables for orthogonal polynomialsnctionEquation operatoror drawmaxima.info-1uniOperators for EquationsRcol │ │ │ │ │ +maxima.info-2om Functions and Variables for Matrices and Linear Algebranpath_graphables maxima.info-3m_gFunctions and Variables for graphsom Varrandom_discrete_uniform/maxima.info-2FPPDiscrete Uniform Random Variablerectform_log_if_constantmaxima.info-3ETVFunctions and Variables for to_poly_solveor Ruleskewness_geometricadefs │ │ │ │ │ +maxima.info-2/$%Geometric Random Variableor Diffunicode │ │ │ │ │ +maxima.info-3ateCharactersron_grstd │ │ │ │ │ +maxima.info-2AT │ │ │ │ │ +Functions and Variables for descriptive statisticsxima.ifernfalemaxima.info-3 VaDefinitions for IFS fractalsion │ │ │ │ │ +add_edgesaxima.imaxima.info-3ionFunctions and Variables for graphs │ │ │ │ │ +minfactorialma.imaxima.info-1ionCombinatorial Functionspdo │ │ │ │ │ +maxima.info-2XP-Functions and Variables for Program Flowopenr_binaryXP-Tmaxima.info-3er │ │ │ │ │ +Functions and Variables for binary input and outputeset │ │ │ │ │ +parGosperfo-2 │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for zeilberger.iimaginaryunctionmaxima.info-1es Functions and Variables for Propertiesnglreduce │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Listsimer_inunmarkvaraxima.imaxima.info-3ionFunctions for GentranebucopyP │ │ │ │ │ +maxima.info-1fftFunctions and Variables for Expressions ip_grid_inouriermaxima.info-2 │ │ │ │ │ +Functions and Variables for drawnormalize and Vamaxima.info-3atrFunctions and Variables for Quantum_Computing │ │ │ │ │ +,skewness_discrete_uniformor Propmaxima.info-24_dDiscrete Uniform Random Variablekurtosis_negative_binomialphy │ │ │ │ │ +,maxima.info-2-QUNegative Binomial Random Variableiables psubst │ │ │ │ │ +maxima.info-1^p*Functions and Variables for Expressionsisf │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for atensorima.iread_matrixttingmaxima.info-3parFunctions and Variables for plain-text input and outputwsubstinpartima.imaxima.info-1lizFunctions and Variables for Expressionsinonnegintegerponmaxima.info-1es Functions and Variables for Numberscode_annuity_pvxima.imaxima.info-3cteFunctions and Variables for financectionrombergabsables maxima.info-3nsAFunctions and Variables for rombergnd Vagraph_charpolylpmaxima.info-3ralFunctions and Variables for graphsneral subvar │ │ │ │ │ +maxima.info-1m VFunctions and Variables for Arrayso-3(~&most_positive_floatner_3maxima.info-1a.iFunctions and Variables for Constantslebfile_output_appendics_romaxima.info-1y │ │ │ │ │ +Functions and Variables for File Input and Outputrl_basearrayinfofo-1 │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Arraysxima.iwhile │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Program Flowbf_inverse_fftonmaxima.info-1es Functions and Variables for fast Fourier transformring PjoinP │ │ │ │ │ +maxima.info-1berFunctions and Variables for Lists Randomskewness_negative_binomialernal_maxima.info-2 z^Negative Binomial Random Variableiables divisorsmaxima.info-2outFunctions and Variables for Setsmon2schur analysmaxima.info-2e dFunctions and Variables for Symmetries.ialt_display_output_typeamaxima.info-2umbFunctions and Variables for alt-display/adjust_external_formatonmaxima.info-3es Charactersnput aelevation <1>V │ │ │ │ │ +maxima.info-3a.iVisualization with VTKVassort │ │ │ │ │ +maxima.info-3andString Processingcdex │ │ │ │ │ +std_normalo-1UOTmaxima.info-2 VaNormal Random Variables,close │ │ │ │ │ +maxima.info-3~&TString Input and Outputngcfac │ │ │ │ │ +maxima.info-3tatPackage scifac-Qtotient │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Number Theoryomials^tr_numermaxima.info-2)^uFunctions and Variables for Function DefinitionClispdispmaxima.info-1forFunctions and Variables for DisplayUnifofacts │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Factsunctionlratsubstiables maxima.info-1mpiFunctions and Variables for Polynomialsayaxis_width descmaxima.info-2stiFunctions and Variables for drawexpand │ │ │ │ │ +maxima.info-1&TyFunctions and Variables for Simplificationand Vasphere │ │ │ │ │ +maxima.info-3ineVisualization with VTKA~xaxis_widthactormaxima.info-2ERFFunctions and Variables for drawdoscmxplusables maxima.info-2UOTFunctions and Variables for Matrices and Linear Algebranperm_nextiables maxima.info-2A~%Functions and Variables for Combinatoricsbers │ │ │ │ │ +maxima.info-2/M2Functions and Variables for ctensorima.iodelin │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for contrib_odeclogzP │ │ │ │ │ +maxima.info-2SETFunctions and Variables for drawzeta%pi │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Number Theoryetcurrestemplotmaxima.info-2a.iFunctions and Variables for statistical graphs.idefault_let_rule_packagemaxima.info-2uanFunctions and Variables for Rules and PatternsM2poissubstfo-1 │ │ │ │ │ +,maxima.info-2nsUFunctions and Variables for Poisson seriesand Varatdenomdividethmaxima.info-1miaFunctions and Variables for Polynomialsnlogy <1>maxima.info-2xprFunctions and Variables for drawclear_edge_weightunctionmaxima.info-3es Functions and Variables for graphso-2TE │ │ │ │ │ +submatrix and Vamaxima.info-2uncFunctions and Variables for Matrices and Linear Algebraaspherical_bessel_jQUOTE │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for orthogonal polynomialsarse6_kurtosis_continuous_uniformctionmaxima.info-2es Continuous Uniform Random Variablexima.ibit_rsh │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for bitwisev │ │ │ │ │ +/kurtosis_normal │ │ │ │ │ +maxima.info-2 VaNormal Random VariableTEpoints <1>xima.imaxima.info-2ionFunctions and Variables for drawsubsetp │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for SetstransformInput amaxima.info-2EXPFunctions and Variables for drawhead_type and Vamaxima.info-2rapFunctions and Variables for drawmatrix_element_transposemaxima.info-2rthFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ +maxima.info-1es Error Function │ │ │ │ │ +cequalignorenormmaxima.info-3a.iCharactersgnormaquantile_student_tPROGN maxima.info-2r_gStudent's t Random Variablectioneliminate_using maxima.info-3XPTFunctions and Variables for to_poly_solve and Varatvarswitchgrapmaxima.info-1s │ │ │ │ │ +Functions and Variables for Polynomials piechart_descriptionma.imaxima.info-2ionFunctions and Variables for statistical graphsT │ │ │ │ │ +linsolvewarn2R0 maxima.info-1om Functions and Variables for Equations │ │ │ │ │ +vertex_eccentricitybles maxima.info-3andFunctions and Variables for graphso-1IMEvar_laplacend Vamaxima.info-2iffLaplace Random Variableisubsampleaxima.imaxima.info-2ionFunctions and Variables for data manipulationgrevar_continuous_uniformREmaxima.info-2 VaContinuous Uniform Random Variablexima.idefmatchmaxima.info-2 VaFunctions and Variables for Rules and Patterns.ireadbytemaxima.info-3om String Input and Outputixreduce │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for ListsQUOTE │ │ │ │ │ +exptsubstfo-2/MEmaxima.info-1 VaFunctions and Variables for ExpressionsRexpress │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Differentiationima.izaxis_widthctionmaxima.info-2es Functions and Variables for drawintfaclimfo-3US │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Polynomials │ │ │ │ │ +file_search_demomaxima.info-1FunFunctions and Variables for File Input and Outputiables set_draw_defaultsn/M2-EXmaxima.info-2a.iFunctions and Variables for drawlinear_programbrmaxima.info-3imeFunctions and Variables for simplexnd Vancexpt │ │ │ │ │ +maxima.info-1eriFunctions and Variables for DisplayEVAR0invariant1o-2AR maxima.info-2e DFunctions and Variables for ctensorg │ │ │ │ │ +/Fmean_discrete_uniformionmaxima.info-2es Discrete Uniform Random Variableperm_rankfo-3R │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Combinatoricsaxima.ifundef │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Function Definition │ │ │ │ │ +quantile_noncentral_chi2maxima.info-2es Noncentral Chi-squared Random Variable.iscene │ │ │ │ │ +maxima.info-3 VaVisualization with VTK atest_proportions_differenceREEVAmaxima.info-3 │ │ │ │ │ +Functions and Variables for statsFourierz_voxel │ │ │ │ │ +maxima.info-2x_pFunctions and Variables for drawsomeP │ │ │ │ │ +maxima.info-2rapFunctions and Variables for Setstrivial_solutionsiables maxima.info-3olvFunctions and Variables for zeilbergerARfontP │ │ │ │ │ +maxima.info-2es Functions and Variables for drawmatrix_sizeima.imaxima.info-3ionFunctions and Variables for linearalgebraharpolyset_edge_weightRmaxima.info-3 VaFunctions and Variables for graphsgebra │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Seriesr Factnew │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/zbknu.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/zs1s2.lisp`=`binary-gcl/numerical/slatec/zmlri.o │ │ │ │ │ binary-gcl/numerical/slatec/zbknu.o │ │ │ │ │ hbinary-gcl/numerical/slatec/zs1s2.o │ │ │ │ │ Returns true if E is a Maxima rational, a float, or a bigfloat number │ │ │ │ │ Implementation for $INTEGERP │ │ │ │ │ binary-gcl/commac.oTVV │ │ │ │ │ @@ -20450,79 +20365,75 @@ │ │ │ │ │ xmaxima_def │ │ │ │ │ xmaxima_def │ │ │ │ │ geomview_def │ │ │ │ │ geomview_def │ │ │ │ │ share-subdirs" │ │ │ │ │ share-subdirs$ │ │ │ │ │ maxima.info-1y │ │ │ │ │ -Functions and Variables for Structuress maxima.info-3ETVFunctions and Variables for Quantum_Computing Vaplaybackmaxima.info-1DefFunctions and Variables for Command Lineterminalmaxima.info-2tatFunctions and Variables for drawbreakup │ │ │ │ │ -maxima.info-1eraFunctions and Variables for Equationsionallbut │ │ │ │ │ -maxima.info-1xprFunctions and Variables for Expressionsnskewnessmaxima.info-2ymmFunctions and Variables for descriptive statisticsnction%c │ │ │ │ │ -maxima.info-1rawFunctions and Variables for Differential Equationsables quadrilateral │ │ │ │ │ -maxima.info-2/GEFunctions and Variables for drawfoursimpmaxima.info-2ns │ │ │ │ │ -Functions and Variables for Fourier seriesand VaInput terminator (with display) maxima.info-1ed_Functions and Variables for Command Linehead_length <1>nmaxima.info-3annFunctions and Variables for graphsables bigfloat_eps │ │ │ │ │ -,maxima.info-1etrFunctions and Variables for Numbersric Rskewness_pareto │ │ │ │ │ -maxima.info-2imePareto Random Variable │ │ │ │ │ -setunitsmaxima.info-3es Functions and Variables for Unitsaxima.itest_meanunctionmaxima.info-3es Functions and Variables for statsfo-2brethruha │ │ │ │ │ -maxima.info-2es Functions and Variables for Program Flow$ │ │ │ │ │ -maxima.info-1tenFunctions and Variables for Command Lineconsha │ │ │ │ │ -maxima.info-1es Functions and Variables for Listsaxima.iind │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Constantse │ │ │ │ │ -maxima.info-2ionFunctions and Variables for itensorlcontrectangleaxima.imaxima.info-2ionFunctions and Variables for drawleast_negative_float1 │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Constants │ │ │ │ │ -maxima.info-1ionPlotting Optionstest_signtries │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for statstd_genexticsa │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Plotting Optionsunitsa │ │ │ │ │ -maxima.info-3te Functions and Variables for ezunitsima.iic_convertisson maxima.info-2le │ │ │ │ │ -Functions and Variables for itensornd VaLogical conjunction <1> │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for to_poly_solveions │ │ │ │ │ -jacobi_cdTY │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Elliptic Functions │ │ │ │ │ -jacobi_dcfo-2 │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Elliptic Functions.ipoisplusmaxima.info-2 VaFunctions and Variables for Poisson seriesfile │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Propertiesn │ │ │ │ │ -Function definition operatorma.imaxima.info-1ionAssignment operatorsComm> │ │ │ │ │ -maxima.info-1a.iRelational operatorsd Varestart │ │ │ │ │ -maxima.info-3eriVisualization with VTKhOlog │ │ │ │ │ -maxima.info-1ionRoot Exponential and Logarithmic Functionst_t │ │ │ │ │ -/Pdotproducto-2 │ │ │ │ │ -maxima.info-3andFunctions and Variables for linearalgebrafo-1V │ │ │ │ │ -diag_matrixnd Vamaxima.info-3olyFunctions and Variables for linearalgebra and Vashow_edge_colorbmaxima.info-3 │ │ │ │ │ -/RFunctions and Variables for graphsnctionsubset │ │ │ │ │ -maxima.info-2etsFunctions and Variables for Setstubeha │ │ │ │ │ -maxima.info-2ommFunctions and Variables for drawcombinationnd Vamaxima.info-3itwPackage functslemake_polygon2T-Vmaxima.info-3 VaFunctions and Variables for worldmap │ │ │ │ │ -contour_levels │ │ │ │ │ -maxima.info-2QUOFunctions and Variables for drawcrc24summaxima.info-3UOTOctets and Utilities for Cryptographyes dotidentmaxima.info-2a │ │ │ │ │ -Functions and Variables for Matrices and Linear AlgebraUconjugateaxima.imaxima.info-1ionFunctions for Complex NumbersialcontortionNOMINAmaxima.info-2a.iFunctions and Variables for ctensor │ │ │ │ │ -maxima.info-3an Package functs │ │ │ │ │ -random_fmaxima.info-2a.iF Random Variable and Vafirsta │ │ │ │ │ -maxima.info-1lsAFunctions and Variables for ListsOptionselevation_gridnomaxima.info-2a.iFunctions and Variables for drawbuild_info │ │ │ │ │ --QUOmaxima.info-1,SEFunctions and Variables for Bug Detection and Reportingtto_poly │ │ │ │ │ -maxima.info-3/RAFunctions and Variables for to_poly_solveor grapmin │ │ │ │ │ -maxima.info-11 │ │ │ │ │ -Functions for Numbersent/build/reproducible-path/maxima-5.47.0/src/binary-gcl │ │ │ │ │ +Functions and Variables for Structuress Rx │ │ │ │ │ +maxima.info-3eclFunctions and Variables for Quantum_Computinges playbackmaxima.info-1on │ │ │ │ │ +Functions and Variables for Command Lineterminalmaxima.info-2al Functions and Variables for drawbreakup │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +,Functions and Variables for Equations Vaallbut │ │ │ │ │ +maxima.info-1ns/Functions and Variables for Expressionsaskewnessmaxima.info-2sSEFunctions and Variables for descriptive statisticsand Va%c │ │ │ │ │ +maxima.info-1parFunctions and Variables for Differential Equationsr grapquadrilateralmsimaxima.info-2a.iFunctions and Variables for drawfoursimpmaxima.info-2actFunctions and Variables for Fourier seriesables Input terminator (with display) │ │ │ │ │ +maxima.info-1r/SFunctions and Variables for Command Linehead_length <1> │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for graphsr ctenbigfloat_epshypemaxima.info-1FACFunctions and Variables for Numbersom Vaskewness_pareto_maxima.info-2 │ │ │ │ │ +Pareto Random Variableonsetunitsmaxima.info-3xprFunctions and Variables for Unitsfo-2tabtest_mean and Vamaxima.info-3eriFunctions and Variables for statsunctionthruha │ │ │ │ │ +maxima.info-2etsFunctions and Variables for Program Flow$ │ │ │ │ │ +maxima.info-1.noFunctions and Variables for Command Lineconsha │ │ │ │ │ +maxima.info-1ispFunctions and Variables for Listsfo-2 │ │ │ │ │ +maxima.info-1es Functions and Variables for Constantsa.ilc2kdt │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for itensor │ │ │ │ │ +rectanglefo-1 │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for drawleast_negative_floattionmaxima.info-1es Functions and Variables for Constantsa.iaxesha │ │ │ │ │ +maxima.info-1 VaPlotting Optionstest_signreversemaxima.info-3 │ │ │ │ │ +Functions and Variables for statsal_finixticsa │ │ │ │ │ +maxima.info-1a.iPlotting Optionsunitsa │ │ │ │ │ +maxima.info-3m VFunctions and Variables for ezunits-2 │ │ │ │ │ +ic_convertndom Vmaxima.info-2tofFunctions and Variables for itensorbles Logical conjunction <1> │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for to_poly_solveGFINFINjacobi_cdaxima.imaxima.info-1ionFunctions and Variables for Elliptic Functions.ijacobi_dcunctionmaxima.info-1es Functions and Variables for Elliptic Functions │ │ │ │ │ +poisplusmaxima.info-2es Functions and Variables for Poisson seriesxima.iget │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Propertiest Function definition operator1 │ │ │ │ │ +maxima.info-1 VaAssignment operatorsLine> │ │ │ │ │ +maxima.info-1YWORelational operatorsles restart │ │ │ │ │ +maxima.info-3MAXVisualization with VTK.ilog │ │ │ │ │ +maxima.info-1 VaRoot Exponential and Logarithmic Functionsxima.idotproductudent'maxima.info-3riaFunctions and Variables for linearalgebraunctiondiag_matrixbles maxima.info-3ls │ │ │ │ │ +Functions and Variables for linearalgebraiables show_edge_colorrmaxima.info-3etiFunctions and Variables for graphsand Vasubset │ │ │ │ │ +maxima.info-2a │ │ │ │ │ +Functions and Variables for Setstubeha │ │ │ │ │ +maxima.info-2ineFunctions and Variables for drawcombinationbles maxima.info-3OG │ │ │ │ │ +Package functs.imake_polygontionmaxima.info-3es Functions and Variables for worldmapratvcontour_levels.imaxima.info-2ionFunctions and Variables for drawcrc24summaxima.info-3a.iOctets and Utilities for Cryptographyispdotidentmaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ +conjugatefo-1 │ │ │ │ │ +maxima.info-1 VaFunctions for Complex Numberstiocontortionength │ │ │ │ │ +maxima.info-2POLFunctions and Variables for ctensorima.igd │ │ │ │ │ +maxima.info-3SwiPackage functss random_fmaxima.info-2 │ │ │ │ │ +-F Random Variableiables firsta │ │ │ │ │ +maxima.info-1a │ │ │ │ │ +Functions and Variables for Listsll_dotselevation_gridTEmaxima.info-2,SEFunctions and Variables for drawbuild_inforivlismaxima.info-1a.iFunctions and Variables for Bug Detection and ReportingVto_poly │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for to_poly_solvesE │ │ │ │ │ +maxima.info-1a.iFunctions for Numbersnte/build/reproducible-path/maxima-5.47.0/src/binary-gcl │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/share │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/demo │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/tests │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/doc │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/plotting │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/.maxima │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/binary/5_47_0/gcl/GCL_2_6_14_git_tag_Version_2_6_15pre10fbuilda │ │ │ │ │ -reproducible-pathctionOUmaxima-5.47.0 │ │ │ │ │ -/$locale │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/locale/ │ │ │ │ │ -tionbuilda │ │ │ │ │ -reproducible-pathtic Intmaxima-5.47.0nar/build/reproducible-path/maxima-5.47.0/a/usr/bin/gcc -c -g -Werror=implicit-function-declaration -ffile-prefix-map=/build/reproducible-path/gcl-2.6.14=. -fstack-protector-strong -fstack-clash-protection -Wformat -Werror=format-security -fsigned-char -pipe -fcommon -fno-builtin-malloc -fno-builtin-free -fno-PIE -fno-pie -fno-PIC -fno-pic -Wall -Wno-empty-body -Wno-unused-but-set-variable -fdollars-in-identifiers -g -I/usr/include/tirpc -D_TIME_BITS=64 -D_FILE_OFFSET_BITS=64 -D_LARGEFILE_SOURCE -D_FILE_OFFSET_BITS=64 -D_TIME_BITS=64 -Wdate-time -D_FORTIFY_SOURCE=2fo-2 │ │ │ │ │ -/usr/bin/gcc -Wl,-z,relro -no-pie -o TS/usr/bin/objdump --source o-1R │ │ │ │ │ -/usr/bin/objdump --source -ROOTS │ │ │ │ │ -/usr/bin/objdump|command -v objdumpons │ │ │ │ │ -|command -v objdumpima.i(:lisp (setq si::*readline-prefix* "MAXIMA::$")(setq maxima::*maxima-started* nil maxima::*maxima-index-dir* "/usr/share/doc/maxima/info")(si::save-system "foo"))r draw1 │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/binary/5_47_0/gcl/GCL_2_6_14_git_tag_Version_2_6_15pre10tbuilda │ │ │ │ │ +reproducible-pathaxima.imaxima-5.47.0ionlocale │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/locale/.i0/ │ │ │ │ │ +d Vabuilda │ │ │ │ │ +reproducible-pathgrals │ │ │ │ │ +-maxima-5.47.0t │ │ │ │ │ +(/build/reproducible-path/maxima-5.47.0/ /usr/bin/gcc -c -g -Werror=implicit-function-declaration -ffile-prefix-map=/build/reproducible-path/gcl-2.6.14=. -fstack-protector-strong -fstack-clash-protection -Wformat -Werror=format-security -fsigned-char -pipe -fcommon -fno-builtin-malloc -fno-builtin-free -fno-PIE -fno-pie -fno-PIC -fno-pic -Wall -Wno-empty-body -Wno-unused-but-set-variable -fdollars-in-identifiers -g -I/usr/include/tirpc -D_TIME_BITS=64 -D_FILE_OFFSET_BITS=64 -D_LARGEFILE_SOURCE -D_FILE_OFFSET_BITS=64 -D_TIME_BITS=64 -Wdate-time -D_FORTIFY_SOURCE=2unction/usr/bin/gcc -Wl,-z,relro -no-pie -o te/usr/bin/objdump --source nctionfoo │ │ │ │ │ +/usr/bin/objdump --source 2 │ │ │ │ │ +/usr/bin/objdump|command -v objdumpkgrou|command -v objdump-2 │ │ │ │ │ +(:lisp (setq si::*readline-prefix* "MAXIMA::$")(setq maxima::*maxima-started* nil maxima::*maxima-index-dir* "/usr/share/doc/maxima/info")(si::save-system "foo"))auss_a1 │ │ │ │ │ GCL 2.6.14 git tag Version_2_6_15pre10 │ │ │ │ │ binary-gcl/numerical/slatec/dbesj1.oxpecG21473~ │ │ │ │ │ REST-ARGS15943ANdecode_float is only defined for floats and bfloats: ~M_ │ │ │ │ │ Implementation for $DECODE_FLOATG15442x │ │ │ │ │ REST-ARGS15948UOdecode_float is only defined for floats and bfloats: ~M │ │ │ │ │ REST-ARGS15953 │ │ │ │ │ LAMBDA-LISTNSTANNAME │ │ │ │ │ @@ -21347,21 +21258,22 @@ │ │ │ │ │ *AR-PROGRAM* │ │ │ │ │ ;;; Building archive ~A~% │ │ │ │ │ BUILD-LIB │ │ │ │ │ HARLEQUIN-PC-LISP │ │ │ │ │ LISPWORKS3.1 │ │ │ │ │ LISPWORKS3.1 │ │ │ │ │ Ap9SLATEC~ │ │ │ │ │ -/usr/share/zoneinfo/Etc/GMT+12 │ │ │ │ │ +/usr/share/zoneinfo/Etc/GMT-14 │ │ │ │ │ MAX-BFLOAT-LOG2 │ │ │ │ │ MAX-BFLOAT-%E │ │ │ │ │ *CANCELLED │ │ │ │ │ fpprec: value must be a positive integer; found: ~Mt │ │ │ │ │ FPFORMAT: warning: detected an incorrect form of 0.0b0: ~M, ~M~%~D │ │ │ │ │ bfloat: attempted conversion of floating-point infinity.~% │ │ │ │ │ +<+14>-14 │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/sloop.lisp./srMAKE-UNSPECIALm │ │ │ │ │ GCL-WORKING-PROCLAIMS │ │ │ │ │ GCL-WORKING-PROCLAIMS │ │ │ │ │ TOTAL-SIZE │ │ │ │ │ ANSWER LT HALF PRECISION, X TOO NEAR NEGATIVE INTEGERspmMAXIMA~ │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/ │ │ │ │ │ binary-gcl │ │ │ │ │ @@ -23572,15 +23484,15 @@ │ │ │ │ │ AIRY-DBI-HYPERGEOMETRIC │ │ │ │ │ *MAXIMA-DEFAULT-LAYOUT-AUTOTOOLS* │ │ │ │ │ SP1EXPT2MCOND-BOOLE-VERIFY │ │ │ │ │ AUTOLDCHK │ │ │ │ │ ACTIVATE$COTH │ │ │ │ │ SCAN-STRING │ │ │ │ │ READLIST$CSCH │ │ │ │ │ -aarch64-unknown-linux-gnu │ │ │ │ │ +armv7l-unknown-linux-gnueabihf │ │ │ │ │ *AUTOCONF-HOST* │ │ │ │ │ INVERTBIGFLOAT │ │ │ │ │ OPERATORP │ │ │ │ │ %ESPECIALH │ │ │ │ │ GEN-TR-LAMBDA) │ │ │ │ │ BFLOAT-EXPINTEGRAL-SHI │ │ │ │ │ BFLOAT-EXPINTEGRAL-CHI │ │ │ │ │ @@ -23937,16 +23849,16 @@ │ │ │ │ │ *AUTOCONF-WIN32*TR-MDEFINE-TOPLEVEL │ │ │ │ │ ,DMCHECKFLAGANDACTNLMUL( │ │ │ │ │ IS-LONG-OPTION │ │ │ │ │ ANALYZE-ARGCLASSIS-OPTION-TERMINATORFCLAINFO-EXACTOGN │ │ │ │ │ DISPLAY-ITEMSUOTEXACT-TOPIC-MATCHS │ │ │ │ │ ,SESTRIP-QUOTESTE │ │ │ │ │ "PRINT-PROMPTlegaREARRANGE-MATCHES. │ │ │ │ │ -,SEDEFUN-CHECKED functions cannot start with $: ~S~%ONAL BIThe smallest positive normalized floating-point numberQUThe least negative normalized floating-point numberxima-$LEAST_NEGATIVE_NORMALIZED_FLOATMost negative floating-point numberoduciLargest positive floating-point numberinARG-LISTW │ │ │ │ │ -UNOTQUOTTCH │ │ │ │ │ +,SEDEFUN-CHECKED functions cannot start with $: ~S~% BIGFLOThe smallest positive normalized floating-point numberQUThe least negative normalized floating-point numberxima-$LEAST_NEGATIVE_NORMALIZED_FLOATMost negative floating-point numberoduciLargest positive floating-point numberinARG-LISTW │ │ │ │ │ +UNOTQUOTTCHJ │ │ │ │ │ BIGFLOAT-IMPL::BIGFLOAT class predicate4Don't know how to convert ~S to a BIGFLOAT939811 │ │ │ │ │ A Maxima bigfloat. This contains the full │ │ │ │ │ Maxima bigfloat object including the mantissa, the exponent │ │ │ │ │ and the bigfloat marker and precision.6701758h$ │ │ │ │ │ (READER REAL)4.0 │ │ │ │ │ 11(WRITER REAL)507 │ │ │ │ │ (BOUNDP REAL) │ │ │ │ │ @@ -25350,16 +25262,18 @@ │ │ │ │ │ SYSTEM-SOURCE-SIZE │ │ │ │ │ MAKE-SYSTEM-TAG-TABLE │ │ │ │ │ Current version number/date for MK:DEFSYSTEM.h │ │ │ │ │ 3.4 Interim 3, 2004-06-10 │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/share/$$$.{dem,dm1,dm2,dm3,dmt} │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/demo/$$$.{dem,dm1,dm2,dm3,dmt} │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/tests/$$$.{o,lisp,lsp,mac,mc,wxm} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/doc/info │ │ │ │ │ -Functions and Variables for stirlingS:enEXCL │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0 │ │ │ │ │ +/usr/share/doc/maxima/info │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +maxima.info-1:itEXCL │ │ │ │ │ Hash table for looking up which html file contains the │ │ │ │ │ documentation. The key is the topic we're looking for and the value │ │ │ │ │ is a cons consisting of the html file and the id for the key. │ │ │ │ │ (cl-user::run) │ │ │ │ │ PV-TABLENEXT-METHOD-P-P │ │ │ │ │ EXPAND-DEFGENERIC │ │ │ │ │ ARGUMENT-PRECEDENCE-ORDER │ │ │ │ │ @@ -25485,104 +25399,95 @@ │ │ │ │ │ OPTIMIZE-SET-SLOT-VALUE │ │ │ │ │ OPTIMIZE-SLOT-BOUNDP │ │ │ │ │ GENERIC-FUNCTION-NAME-P │ │ │ │ │ OPTIMIZE-GENERIC-FUNCTION-CALL │ │ │ │ │ ASV-FUNCALL │ │ │ │ │ In defmethod ~S, there is a~%~ │ │ │ │ │ redundant ignore declaration for the parameter ~S. │ │ │ │ │ -Functions and Variables for Seriesables Functions and Variables for Evaluation ratcoef │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Polynomialsnmesh_lines_colormaxima.info-1ionPlotting Optionsfftpack5_inverse_fftpartmaxima.info-1a.iFunctions and Variables for FFTPACK5Setslinearinterpol.imaxima.info-3ionFunctions and Variables for interpolear rectformmaxima.info-1imeFunctions for Complex Numbersiondiff <1>maxima.info-1zunFunctions and Variables for Differentiationctionpoly_reductions maxima.info-3UOTFunctions and Variables for grobner-squaelliptic_e Variamaxima.info-1l │ │ │ │ │ -Functions and Variables for Elliptic IntegralsalImaginary unit │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Constantsso signum │ │ │ │ │ -maxima.info-1tenFunctions for Numbers dishortest_pathcalmaxima.info-3ff │ │ │ │ │ -Functions and Variables for graphsables factoroutorUTPROmaxima.info-1SETFunctions and Variables for Polynomials Double factorialmaxima.info-1a.iCombinatorial Functionsagentranoutr linemaxima.info-3tioFunctions for Gentrana.ioptimprefixctionmaxima.info-1es Functions and Variables for ExpressionsMgenfact │ │ │ │ │ -maxima.info-1ionCombinatorial FunctionstmonoPy │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Affineand Vanm │ │ │ │ │ -maxima.info-2silFunctions and Variables for ctensornd Vasupcontextr Numbmaxima.info-1opoFunctions and Variables for Facts and Vabc2 │ │ │ │ │ -maxima.info-1ierFunctions and Variables for Differential Equationsnctionarithsummaxima.info-3lliPackage functs │ │ │ │ │ -get_tex_environment_default-1 │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for TeX Outputh │ │ │ │ │ -logx <1>maxima.info-2lizFunctions and Variables for drawpv │ │ │ │ │ -maxima.info-3ionFunctions and Variables for financetex_cfile_search_lispmaxima.info-1 │ │ │ │ │ -Functions and Variables for File Input and Outputaxima.inot │ │ │ │ │ -maxima.info-1 VaLogical operatorsor │ │ │ │ │ -sierpinskialea.imaxima.info-3ionDefinitions for IFS fractals │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Sums and Productsthrrandom_rayleighimaxima.info-2ionRayleigh Random Variablemapprintmaxima.info-2a.iFunctions and Variables for Program Flownonarraymaxima.info-1 │ │ │ │ │ -Functions and Variables for Propertiesstadapt_depthima.imaxima.info-1ionPlotting Optionscirculant_graphpmaxima.info-3wnaFunctions and Variables for graphsion wileftjustmaxima.info-1relFunctions and Variables for Displaybles complete_bipartite_graphmaxima.info-3tesFunctions and Variables for graphsmials │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Equationsy │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Displayplot_topological_sortmaxima.info-3ot Functions and Variables for graphso-3 │ │ │ │ │ -maxima.info-2lesFunctions and Variables for drawpoly_polysaturation_extensionatrmaxima.info-3ar Functions and Variables for grobner-2~ │ │ │ │ │ -maxima.info-1es Random Numbers │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for itensoriablelfreeof │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Expressions │ │ │ │ │ -poly_normalize_listima.imaxima.info-3g PFunctions and Variables for grobner-3 │ │ │ │ │ -maxima.info-2lesFunctions and Variables for drawstd_discrete_uniform Funmaxima.info-2t │ │ │ │ │ -Discrete Uniform Random VariableMultiplicationenmaxima.info-1y │ │ │ │ │ -Arithmetic operatorstion%unitexpandbles maxima.info-3 │ │ │ │ │ -Functions and Variables for Units and Vafile_type_lispmbmaxima.info-1 │ │ │ │ │ -Functions and Variables for File Input and Outputumberp │ │ │ │ │ -nonmetricity1 │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensormbel │ │ │ │ │ -hypergeometricSPmaxima.info-1 VaHypergeometric Functionsshow_weight-3LISmaxima.info-3 VaFunctions and Variables for graphsxima.istd1Py │ │ │ │ │ -maxima.info-2 wiFunctions and Variables for descriptive statisticsnctionlogyPy │ │ │ │ │ -maxima.info-1rapPlotting Optionsdeclare_constvalueo-1PECmaxima.info-3 VaFunctions and Variables for ezunitsima.imakegammaunctionmaxima.info-1es Gamma and Factorial Functionsa.isimplodemaxima.info-3 VaString Processingon serignuplot_resetilemaxima.info-1a.iGnuplot_pipes Format FunctionsPLbackground_colormaxima.info-2G-DFunctions and Variables for drawoptimvarname_linmaxima.info-3a.iGentran Option Variablesinterpolate_coloreR* │ │ │ │ │ -,maxima.info-2eteFunctions and Variables for drawdgauss_amaxima.info-2UOTFunctions and Variables for contrib_odenquad_qagmaxima.info-1tenFunctions and Variables for QUADPACK2 │ │ │ │ │ -,degree_sequenceamaxima.info-3etsFunctions and Variables for graphsion wiidiffy │ │ │ │ │ -maxima.info-2SETFunctions and Variables for itensorbles declare_index_propertiesmaxima.info-1a.iFunctions and Variables for Display Quanpoly_grobner_algorithmt_maxima.info-3 foFunctions and Variables for grobnere_colsimpproductOTE │ │ │ │ │ -maxima.info-2-IMFunctions and Variables for Sums and Productsemeskewness_poissonmaxima.info-2ionPoisson Random Variablepequiv_classeste │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --Functions and Variables for Setspivot_count_sxdemaxima.info-3a.iFunctions and Variables for simplex Fortskewness_lognormalteger │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -,SLognormal Random Variableor Proppdf_cauchyd │ │ │ │ │ -maxima.info-2,SECauchy Random Variablevefind_root │ │ │ │ │ --Qmaxima.info-1ELSFunctions for numerical solution of equationsy │ │ │ │ │ -Noncommutative exponentiationnctmaxima.info-1r │ │ │ │ │ -Arithmetic operatorstionperm_lengthbles maxima.info-2uncFunctions and Variables for Combinatoricsfo-2UTCoctets_to_oidmiamaxima.info-3ablOctets and Utilities for Cryptographyiondlange │ │ │ │ │ -maxima.info-3rawFunctions and Variables for lapackand Vaoid_to_octetsapamaxima.info-3ic │ │ │ │ │ -Octets and Utilities for Cryptographyes mode_check_warnpmaxima.info-2mplFunctions and Variables for Function Definition │ │ │ │ │ -potentialfo-2VV │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Integration │ │ │ │ │ -ratinterpol-2 │ │ │ │ │ --Qmaxima.info-3 VaFunctions and Variables for interpolma.ievfuny │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for EvaluationROchangevarfo-2 │ │ │ │ │ - /maxima.info-1 VaFunctions and Variables for IntegrationUmultthrumaxima.info-1a.iFunctions and Variables for Simplificationo-2TE │ │ │ │ │ -maxima.info-1es Functions and Variables for Factsaxima.iikt2Py │ │ │ │ │ -maxima.info-2om Functions and Variables for itensor-2d atempvarnumand Vamaxima.info-3rawGentran Option Variablesfullratsubstflagmaxima.info-1es Functions and Variables for Polynomialsnprimes │ │ │ │ │ -maxima.info-2tenFunctions and Variables for Number Theoryunctionfortlinelenbles maxima.info-3FUNGentran Option Variablesmean_noncentral_student_tiables maxima.info-2UOTNoncentral Student's t Random Variablemastd_paretoariablmaxima.info-2ogiPareto Random Variable │ │ │ │ │ --mandelbrotandom maxima.info-1_roFunctions and Variables for Plottingd Vadkummer_mor drawmaxima.info-2UOTFunctions and Variables for contrib_odegprogrammodenctiomaxima.info-1_suFunctions and Variables for Equations Vaiframes │ │ │ │ │ -maxima.info-2ognFunctions and Variables for itensorandomyaxis_typeUN │ │ │ │ │ --maxima.info-2a.iFunctions and Variables for drawatomPy │ │ │ │ │ -maxima.info-1iewFunctions and Variables for Expressionssratweightsxima.imaxima.info-1ionFunctions and Variables for PolynomialsvDivisionmaxima.info-1a.iArithmetic operatorsd Vaiframe_bracket_formsUOTEmaxima.info-2a.iFunctions and Variables for itensor Arrasexplodemaxima.info-3undString Processingunctionvect_crossables maxima.info-2nviFunctions and Variables for Matrices and Linear Algebranlet_rule_packagesor Simpmaxima.info-2 │ │ │ │ │ -,SFunctions and Variables for Rules and Patterns │ │ │ │ │ -poly_ideal_intersection maxima.info-3 │ │ │ │ │ --Functions and Variables for grobnernd Vaspherical_hankel1rsTML-Hmaxima.info-3 │ │ │ │ │ -Functions and Variables for orthogonal polynomialss │ │ │ │ │ -,SEbug_reportices │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,Functions and Variables for Bug Detection and Reportingn%emode │ │ │ │ │ -maxima.info-1a.iRoot Exponential and Logarithmic FunctionssAMESTpropertiesdVV │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,SFunctions and Variables for Propertiesk5quantile_betaa.imaxima.info-2ionBeta Random VariableFFTPrational <1>Py │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --QPackage functsVagnuplot_svg_background │ │ │ │ │ --maxima.info-1lysGnuplot OptionsQelliptic_pi-3: ~maxima.info-1 VaFunctions and Variables for Elliptic Integralswsfreeof │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Expressionsior │ │ │ │ │ -maxima.info-1 VaLogical operatorsrentiatbfloat │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Numbers itenzn_determinantt │ │ │ │ │ -maxima.info-2V │ │ │ │ │ -hFunctions and Variables for Number Theoryxtract_aformy │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for atensor Affitan │ │ │ │ │ -maxima.info-1-TOTrigonometric and Hyperbolic Functionss max │ │ │ │ │ -maxima.info-1nctroundy │ │ │ │ │ -*METHOD-FUNCTION-PLIST* │ │ │ │ │ +Functions and Variables for Seriesables maxima.info-1atiFunctions and Variables for Evaluation maxima.info-1 VaFunctions and Variables for Polynomials.mesh_lines_colormaxima.info-1 VaPlotting Optionsfftpack5_inverse_fftnsn │ │ │ │ │ +maxima.info-1putFunctions and Variables for FFTPACK5et │ │ │ │ │ +linearinterpol │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for interpolbraorectformmaxima.info-1sETFunctions for Complex Numbers Vadiff <1>maxima.info-1-QUFunctions and Variables for Differentiationnd Vapoly_reductionenmaxima.info-3ileFunctions and Variables for grobner Randelliptic_eeSETVVmaxima.info-1a.iFunctions and Variables for Elliptic IntegralsROImaginary unit.imaxima.info-1nomFunctions and Variables for Constantsy │ │ │ │ │ +maxima.info-1icaFunctions for Numberse dshortest_pathemsmaxima.info-3a.iFunctions and Variables for graphsr itenfactoroutmortizamaxima.info-1a.iFunctions and Variables for PolynomialsaDouble factorialmaxima.info-1aliCombinatorial Functions gentranoutalgebrmaxima.info-3r_9Functions for Gentran │ │ │ │ │ + optimprefixnd Vamaxima.info-1lebFunctions and Variables for Expressionsigenfact │ │ │ │ │ +maxima.info-1 VaCombinatorial FunctionsrmonoPy │ │ │ │ │ +maxima.info-2y │ │ │ │ │ +Functions and Variables for Affineables nm │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for ctensorbles supcontexts │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Factsiables bc2 │ │ │ │ │ +maxima.info-1sfoFunctions and Variables for Differential Equationsand Vaarithsummaxima.info-3FunPackage functs_sget_tex_environment_defaultctionmaxima.info-1es Functions and Variables for TeX Output.ilogx <1>maxima.info-2 wiFunctions and Variables for drawpv │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for financeectivfile_search_lispmaxima.info-1ionFunctions and Variables for File Input and Outputfo-2 │ │ │ │ │ +maxima.info-1es Logical operatorsetrov │ │ │ │ │ +sierpinskiale │ │ │ │ │ +maxima.info-3 VaDefinitions for IFS fractalstlvlsum │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Sums and Productsd │ │ │ │ │ +random_rayleigh │ │ │ │ │ +maxima.info-2 VaRayleigh Random Variablemapprintmaxima.info-2 │ │ │ │ │ +Functions and Variables for Program Flownonarraymaxima.info-1ionFunctions and Variables for Properties │ │ │ │ │ +adapt_depth-3extmaxima.info-1 VaPlotting Optionscirculant_graph.maxima.info-3.reFunctions and Variables for graphs VTKebleftjustmaxima.info-1a.iFunctions and Variables for Display ezuncomplete_bipartite_graphmaxima.info-3ionFunctions and Variables for graphspintegrhs │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Equationsa.ittyoff │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Display_filetopological_sortmaxima.info-3ns │ │ │ │ │ +Functions and Variables for graphsntran errors │ │ │ │ │ +maxima.info-2rulFunctions and Variables for drawpoly_polysaturation_extensionandmaxima.info-3ra │ │ │ │ │ +Functions and Variables for grobnerctionrandom │ │ │ │ │ +maxima.info-1tenRandom Numbersssicc2Py │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for itensormmy │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Expressionsopoly_normalize_list-3 │ │ │ │ │ +maxima.info-3sinFunctions and Variables for grobnertran polary │ │ │ │ │ +maxima.info-2y │ │ │ │ │ +Functions and Variables for drawstd_discrete_uniformns │ │ │ │ │ +maxima.info-2a.iDiscrete Uniform Random VariableMultiplication │ │ │ │ │ +maxima.info-1a.iArithmetic operatorsd Va%unitexpand Listmaxima.info-3od │ │ │ │ │ +Functions and Variables for Unitsiables file_type_lispormaxima.info-1y │ │ │ │ │ +Functions and Variables for File Input and Outputaxima.inonmetricitytionmaxima.info-2es Functions and Variables for ctensorima.ihypergeometric Rmaxima.info-1e-PHypergeometric Functionsshow_weightctionmaxima.info-3es Functions and Variables for graphso-3 │ │ │ │ │ +maxima.info-2KUAFunctions and Variables for descriptive statisticsand ValogyPy │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +maPlotting Optionsdeclare_constvaluenctionmaxima.info-3es Functions and Variables for ezunits-1 │ │ │ │ │ +/*makegamma and Vamaxima.info-1ommGamma and Factorial Functionsg msimplodemaxima.info-3es String ProcessingsE-DOCUgnuplot_resetto │ │ │ │ │ +maxima.info-1NDPGnuplot_pipes Format Functionsotbackground_colormaxima.info-2ionFunctions and Variables for drawoptimvarnameeTVVmaxima.info-3/$EGentran Option Variablesinterpolate_coloramma_inmaxima.info-2r46Functions and Variables for drawdgauss_amaxima.info-2cteFunctions and Variables for contrib_odeaquad_qagmaxima.info-1 │ │ │ │ │ +Functions and Variables for QUADPACKtiondegree_sequence maxima.info-3s │ │ │ │ │ +Functions and Variables for graphs VTKE │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for itensor Propdeclare_index_propertiesmaxima.info-1imaFunctions and Variables for Display_Comppoly_grobner_algorithmstmaxima.info-3a.iFunctions and Variables for grobnerng <1simpproductima.imaxima.info-2ionFunctions and Variables for Sums and Productsaphskewness_poissonmaxima.info-2 VaPoisson Random VariableQequiv_classesa.imaxima.info-2ionFunctions and Variables for Setspivot_count_sx │ │ │ │ │ +maxima.info-3EEDFunctions and Variables for simplex Outpskewness_lognormalxima.imaxima.info-2ionLognormal Random Variablerties │ │ │ │ │ +pdf_cauchyxima.imaxima.info-2ge Cauchy Random Variableitfind_rootaxima.imaxima.info-1ionFunctions for numerical solution of equationsa.iNoncommutative exponentiationABEmaxima.info-1a.iArithmetic operatorsd Vaperm_length Specmaxima.info-2" │ │ │ │ │ +Functions and Variables for Combinatoricsegativeoctets_to_oiddommaxima.info-3 │ │ │ │ │ +Octets and Utilities for Cryptography Vadlange │ │ │ │ │ +maxima.info-3y │ │ │ │ │ +Functions and Variables for lapackables oid_to_octetsVV │ │ │ │ │ +maxima.info-3a.iOctets and Utilities for Cryptographytenmode_check_warnpmaxima.info-2a.iFunctions and Variables for Function Definitionipotentialunctionmaxima.info-1es Functions and Variables for Integrationiratinterpolctionmaxima.info-3es Functions and Variables for interpol1OTEevfuny │ │ │ │ │ +maxima.info-1es Functions and Variables for Evaluation.ichangevarunctionmaxima.info-1es Functions and Variables for Integration_multthrumaxima.info-1 │ │ │ │ │ +-Functions and Variables for Simplificationnctionis │ │ │ │ │ +maxima.info-1tenFunctions and Variables for Factsfo-2-QUikt2Py │ │ │ │ │ +maxima.info-2bleFunctions and Variables for itensorctiontempvarnumables maxima.info-3l_rGentran Option Variablesfullratsubstflagmaxima.info-1rawFunctions and Variables for Polynomialsaprimes │ │ │ │ │ +maxima.info-2"crFunctions and Variables for Number Theory and Vafortlinelen grapmaxima.info-3rraGentran Option Variablesmean_noncentral_student_tor Arramaxima.info-2logNoncentral Student's t Random Variableomstd_paretoOGN │ │ │ │ │ +maxima.info-2C │ │ │ │ │ +Pareto Random Variableicmandelbrotriablemaxima.info-1 │ │ │ │ │ +Functions and Variables for Plottingles dkummer_mogcontrmaxima.info-2a.iFunctions and Variables for contrib_odecprogrammode! │ │ │ │ │ +Cmaxima.info-1ACTFunctions and Variables for Equationses iframes │ │ │ │ │ +maxima.info-2,MCFunctions and Variables for itensorriablyaxis_typearty │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +,SFunctions and Variables for drawatomPy │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +,Functions and Variables for Expressions │ │ │ │ │ +ratweightso-1-REmaxima.info-1 VaFunctions and Variables for PolynomialsuDivisionmaxima.info-1TVVArithmetic operatorsles iframe_bracket_formays │ │ │ │ │ +maxima.info-2-QUFunctions and Variables for itensorring sexplodemaxima.info-3a.iString Processing and Vavect_crossr Runtmaxima.info-2ntRFunctions and Variables for Matrices and Linear Algebraalet_rule_packagesificatimaxima.info-2ateFunctions and Variables for Rules and Patternsonpoly_ideal_intersectionpmaxima.info-3y │ │ │ │ │ +Functions and Variables for grobnerbles spherical_hankel1eclare_maxima.info-3a.iFunctions and Variables for orthogonal polynomialsxed_vebug_reportxima.imaxima.info-1ionFunctions and Variables for Bug Detection and Reportinge%emode │ │ │ │ │ +maxima.info-1TE │ │ │ │ │ +Root Exponential and Logarithmic Functionsta_exppropertiesxima.imaxima.info-1 anFunctions and Variables for PropertiesURquantile_betaTVVmaxima.info-2 VaBeta Random VariableUOTErational <1>ma.imaxima.info-3ionPackage functss gnuplot_svg_backgrounddemaxima.info-1tioGnuplot Optionsielliptic_pictionmaxima.info-1es Functions and Variables for Elliptic Integrals.ifreeof │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for ExpressionsAor │ │ │ │ │ +maxima.info-1es Logical operatorson-HTMLbfloat │ │ │ │ │ +maxima.info-1UP-Functions and Variables for Numbers │ │ │ │ │ +6PRzn_determinant.imaxima.info-2ionFunctions and Variables for Number Theoryinear_eaformy │ │ │ │ │ +maxima.info-2TE │ │ │ │ │ +Functions and Variables for atensorOTE │ │ │ │ │ +maxima.info-1a.iTrigonometric and Hyperbolic Functionsmpmax │ │ │ │ │ +maxima.info-1QUO*METHOD-FUNCTION-PLIST* │ │ │ │ │ CLOSURE-GENERATOR │ │ │ │ │ METHOD-SPEC │ │ │ │ │ MAKE-METHOD-SPECLOAD-DEFMETHOD-INTERNAL │ │ │ │ │ EARLY-ADD-NAMED-METHOD │ │ │ │ │ ADD-NAMED-METHOD~&At the time the method with qualifiers ~:S and~%~ │ │ │ │ │ specializers ~:S on the generic function ~S~%~ │ │ │ │ │ was compiled, the method-class for that generic function was~%~ │ │ │ │ │ @@ -25890,101 +25795,89 @@ │ │ │ │ │ create_list: expected a symbol; found: ~Ac/binar$EXACT │ │ │ │ │ SKIP-EXPONENT-CHECK-P │ │ │ │ │ MAX-BFLOAT-%GAMMA │ │ │ │ │ MAX-BFLOAT-%PI │ │ │ │ │ +MACHINE-FIXNUM-PRECISION+ │ │ │ │ │ OVERFLOWCHAR │ │ │ │ │ EXPONENTCHAR │ │ │ │ │ -Functions and Variables for descriptive statisticsr engicardinalitymatUOmaxima.info-2E │ │ │ │ │ - Functions and Variables for Setsmaxpsinegintdrawmaxima.info-1RT │ │ │ │ │ -Gamma and Factorial Functions Valistp% │ │ │ │ │ -maxima.info-1FUNFunctions and Variables for Lists for Nupoly_saturation_extensionommandVmaxima.info-3/RAFunctions and Variables for grobner-3DE │ │ │ │ │ -maxima.info-1es Functions for Numbers,MFsplit% │ │ │ │ │ -maxima.info-3MS │ │ │ │ │ -String Processingiables av │ │ │ │ │ -maxima.info-2ileFunctions and Variables for atensorom Vaxtics_rotate_secondarySEmaxima.info-2E │ │ │ │ │ -Functions and Variables for drawunit_vectors2P │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawgetcurrentdirectory-1 │ │ │ │ │ -,Mmaxima.info-3 VaDirectory operationsLineqmatrix │ │ │ │ │ -maxima.info-3-QUFunctions and Variables for Quantum_Computingategnuplot_default_term_commandd Vamaxima.info-1actGnuplot Options │ │ │ │ │ -assoc_legendre_pmaxima.info-3 VaFunctions and Variables for orthogonal polynomialso-1 │ │ │ │ │ -maxima.info-1es Functions and Variables for Expressionsiremove_dimensions and Vamaxima.info-3rapFunctions and Variables for ezunits-1 │ │ │ │ │ -maxima.info-2es Functions and Variables for Function Definition │ │ │ │ │ -maxima.info-2es Functions and Variables for Seriesxima.iunsum% │ │ │ │ │ -maxima.info-2om Functions and Variables for Seriesnctionsparse6_decodes maxima.info-3ns │ │ │ │ │ -Functions and Variables for graphsnctionschur2compables maxima.info-2% │ │ │ │ │ -Functions and Variables for Symmetriess simpmetderivals │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for itensorolvanisqrt% │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Number Theorytries │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for File Input and Outputrace% │ │ │ │ │ -head_angle <1> │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for graphsxima.iorthopoly_recurnmaxima.info-3es Functions and Variables for orthogonal polynomialsnctionicurvatureables maxima.info-2l pFunctions and Variables for itensorima.iquantile_lognormaland Vamaxima.info-2rapLognormal Random Variableaxima.irandom_regular_graphd Vamaxima.info-3lotFunctions and Variables for graphso-1inesparse6_exportVamaxima.info-3triFunctions and Variables for graphsnctioncbtics │ │ │ │ │ -maxima.info-2tenFunctions and Variables for drawdispformmaxima.info-1 VaFunctions and Variables for Expressionsnmean_rayleigha.imaxima.info-2ionRayleigh Random Variabledoallmxopsase% │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebraidiff │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Differentiationttingleinsteinirectormaxima.info-2a.iFunctions and Variables for ctensor Filefactor_max_degree │ │ │ │ │ -maxima.info-1rgeFunctions and Variables for PolynomialsRoptimizemaxima.info-1% │ │ │ │ │ -Functions and Variables for Expressions pdf_rayleigh │ │ │ │ │ -maxima.info-2a.iRayleigh Random Variablepropvarsmaxima.info-1s │ │ │ │ │ -Functions and Variables for Propertiesonrncombineiables maxima.info-2malFunctions and Variables for Miscellaneous Optionsor Setskurtosis_betaa.imaxima.info-2ionBeta Random VariableCommifg │ │ │ │ │ +Functions and Variables for descriptive statisticsr engiF Random Variableitle <1maxima.info-2a.iFunctions and Variables for Setsmaxpsinegintgmodmaxima.info-1a.iGamma and Factorial Functionses listp% │ │ │ │ │ +maxima.info-1% │ │ │ │ │ +Functions and Variables for Listsbers │ │ │ │ │ +poly_saturation_extensionaxima.imaxima.info-3ot Functions and Variables for grobnerctionlmax │ │ │ │ │ +maxima.info-1ineFunctions for Numbers% │ │ │ │ │ +maxima.info-3ionString Processingor ctenav │ │ │ │ │ +maxima.info-2hy-Functions and Variables for atensorble │ │ │ │ │ + xtics_rotate_secondary.imaxima.info-2lizFunctions and Variables for drawunit_vectorstionmaxima.info-2es Functions and Variables for drawgetcurrentdirectoryctionmaxima.info-3es Directory operationsci │ │ │ │ │ +maxima.info-3ionFunctions and Variables for Quantum_Computinga.ignuplot_default_term_commandles maxima.info-1 │ │ │ │ │ +Gnuplot Optionsiassoc_legendre_pmaxima.info-3es Functions and Variables for orthogonal polynomialsnctionnoun │ │ │ │ │ +maxima.info-1ropFunctions and Variables for Expressions │ │ │ │ │ +remove_dimensionsiables maxima.info-3 │ │ │ │ │ +Functions and Variables for ezunitsctionbreak% │ │ │ │ │ +maxima.info-2ommFunctions and Variables for Function Definitionnnusum% │ │ │ │ │ +maxima.info-2obyFunctions and Variables for Serieso-2 │ │ │ │ │ +maxima.info-2bleFunctions and Variables for Seriesand Vasparse6_decodeprmaxima.info-3ordFunctions and Variables for graphsand Vaschur2compr diagmaxima.info-2a.iFunctions and Variables for Symmetrieslysimpmetderivlinemaxima.info-2 │ │ │ │ │ +Functions and Variables for itensorkleinisqrt% │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Number Theoryompack_batch% │ │ │ │ │ +maxima.info-14 │ │ │ │ │ +Functions and Variables for File Input and Outputaxima.ihead_angle <1>onmaxima.info-3es Functions and Variables for graphso-14 │ │ │ │ │ +orthopoly_recuramaxima.info-3istFunctions and Variables for orthogonal polynomialsand Vaicurvaturer orthmaxima.info-2miaFunctions and Variables for itensor-3tabquantile_lognormalables maxima.info-2a │ │ │ │ │ +.Lognormal Random Variablefo-1brerandom_regular_graphles maxima.info-3gesFunctions and Variables for graphsnctionsparse6_exports maxima.info-3.reFunctions and Variables for graphsand Vacbtics │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for drawdispformmaxima.info-1es Functions and Variables for Expressions │ │ │ │ │ +mean_rayleigh │ │ │ │ │ +maxima.info-2 VaRayleigh Random Variabledoallmxopsxima.imaxima.info-2ionFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ +maxima.info-1es Functions and Variables for Differentiationtionsleinstein │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for ctensorput afactor_max_degreekewnessmaxima.info-1ic │ │ │ │ │ +Functions and Variables for Polynomialsaoptimizemaxima.info-1a.iFunctions and Variables for Expressionstpdf_rayleighllismaxima.info-2 │ │ │ │ │ +Rayleigh Random Variablepropvarsmaxima.info-1_roFunctions and Variables for PropertiesVarncombineor drawmaxima.info-2et │ │ │ │ │ +Functions and Variables for Miscellaneous Optionsutchar │ │ │ │ │ +kurtosis_beta │ │ │ │ │ +maxima.info-2 VaBeta Random VariableLineifg │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for itensor Affipslq_statusn_weimaxima.info-3a.iFunctions and Variables for pslqasec │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Trigonometric and Hyperbolic FunctionsN-demoivremaxima.info-1es Functions and Variables for Simplificationo-3 │ │ │ │ │ +maxima.info-3es Functions and Variables for linearalgebrafo-2E │ │ │ │ │ +poistimes and Vamaxima.info-2tatFunctions and Variables for Poisson serieso-2SETvar_general_finite_discrete │ │ │ │ │ +,SETmaxima.info-2a.iGeneral Finite Discrete Random Variableicnonmet_flagma.imaxima.info-2on Functions and Variables for ctensor-3 │ │ │ │ │ +heawood_graphRT maxima.info-3-QUFunctions and Variables for graphsl Funcaxis_bottomm_allmaxima.info-2a.iFunctions and Variables for drawfftpack5_inverse_real_fftcurind │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for FFTPACK5GCDLappendfileo-3 │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for File Input and Outputaxima.iinverse_fftctionmaxima.info-1es Functions and Variables for fast Fourier transformand Vavertex_partitionmaxima.info-3 │ │ │ │ │ +,Functions and Variables for graphsnction%and │ │ │ │ │ +maxima.info-3impFunctions and Variables for to_poly_solvefo-3ROGalgepsilonand Vamaxima.info-1ineFunctions and Variables for Equationsa.iabsolute_real_time Utilimaxima.info-2togFunctions and Variables for Runtime Environmentacharpolymaxima.info-2togFunctions and Variables for Matrices and Linear Algebra askintegeres andmaxima.info-1raSFunctions and Variables for Factsaxima.iReal infinity anmaxima.info-1uncFunctions and Variables for Constants,SEmodedeclareom Vamaxima.info-2% │ │ │ │ │ +Functions and Variables for Function Definitioncbarsplotmaxima.info-2ionFunctions and Variables for statistical graphsa │ │ │ │ │ +maxima.info-1,SERelational operatorsles opsubst │ │ │ │ │ +maxima.info-1th │ │ │ │ │ +Functions and Variables for ExpressionsEpartpol │ │ │ │ │ +maxima.info-2N │ │ │ │ │ +Functions and Variables for Symmetriesallabel_orientationead_hasmaxima.info-2ODRFunctions and Variables for drawis_bipartiteplaimaxima.info-3andFunctions and Variables for graphso-1MFSsubnumsimpand Vamaxima.info-1impFunctions and Variables for Expressionsidontfactornctionmaxima.info-2es Functions and Variables for Matrices and Linear Algebraiindexed_tensoronmaxima.info-2es Functions and Variables for itensor-2E │ │ │ │ │ +uriemannmaxima.info-2es Functions and Variables for ctensorima.ipdf_hypergeometricndom Vmaxima.info-2ly_Hypergeometric Random Variableonisolate_wrt_timesor to_pmaxima.info-1 │ │ │ │ │ +Functions and Variables for Expressionsnmaxtayorderbles maxima.info-2 │ │ │ │ │ +Functions and Variables for Series operaunion% │ │ │ │ │ +maxima.info-2TVVFunctions and Variables for Setscontractmaxima.info-2a.iFunctions and Variables for itensor Disppfeformatealpartmaxima.info-1 │ │ │ │ │ +-Functions and Variables for Displayativesumexpandfo-1,SEmaxima.info-2 VaFunctions and Variables for Sums and Productsa.idivide │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Polynomialsikillcontextctionmaxima.info-1es Functions and Variables for Factsaxima.iev │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Evaluationstpui2polynomema.imaxima.info-2ionFunctions and Variables for SymmetriesResreversemaxima.info-3ry*String Processingunctionstd_general_finite_discreteel_almaxima.info-2DCAGeneral Finite Discrete Random Variable quantile_poissonmaxima.info-2a.iPoisson Random Variableachristofmaxima.info-2eorFunctions and Variables for ctensorctionalgsys │ │ │ │ │ +maxima.info-1rogFunctions and Variables for EquationsUMBGGFINFINITY │ │ │ │ │ +,SETmaxima.info-3a.iFunctions and Variables for ggf error_sizemials-maxima.info-2essFunctions and Variables for Program Flowtranslateor Funcmaxima.info-2on │ │ │ │ │ +Functions and Variables for Function Definition translate_fileowmaxima.info-2a.iFunctions and Variables for Function Definition-Current input expressionmaxima.info-1ialFunctions and Variables for Command Linepoisexptmaxima.info-2es Functions and Variables for Poisson serieso-3TVVshow_edge_widthamaxima.info-3ineFunctions and Variables for graphsxima.ivar_student_tot_maxima.info-2FunStudent's t Random Variable-2/PMremainder and Vamaxima.info-1tenFunctions and Variables for Polynomialsnfibtophimaxima.info-2% │ │ │ │ │ +Functions and Variables for Number Theoryor itenfullsetifyundarimaxima.info-2a.iFunctions and Variables for Sets; │ │ │ │ │ +maxima.info-1x_eFunctions and Variables for Command Linebit_and │ │ │ │ │ +maxima.info-2atrFunctions and Variables for bitwiseima.iquantilemaxima.info-2 VaFunctions and Variables for descriptive statisticso-2$RAshowratvarsnd Vamaxima.info-1escFunctions and Variables for Polynomialsi%edispflagnctionmaxima.info-1es Functions and Variables for Displaycturearray% │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Arraystvars desolve │ │ │ │ │ +maxima.info-1MLIFunctions and Variables for Differential Equationstic │ │ │ │ │ +-flength │ │ │ │ │ +maxima.info-3ticString Input and Output │ │ │ │ │ +maxima.info-3ionGentran Mode Switchesonsratvars <1>gs_ncmaxima.info-1TE │ │ │ │ │ +Functions and Variables for Polynomials y │ │ │ │ │ +maxima.info-1essPlotting Optionsall_dotsimp_denomsdom Vamaxima.info-2re_Functions and Variables for Affineand Vaderivlistor ezunmaxima.info-1_moFunctions and Variables for Differentiationbles file_name <1>eormaxima.info-3nd_Functions and Variables for graphsand Vaexpintegral_e1lvmaxima.info-1s_aExponential Integralsa.ilist_matrix_entriesnd Vamaxima.info-2xprFunctions and Variables for Matrices and Linear Algebraataylorp │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Functions and Variables for itensorbles pslq_status │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for pslqasec │ │ │ │ │ -maxima.info-1a.iTrigonometric and Hyperbolic Functions.idemoivremaxima.info-1 VaFunctions and Variables for Simplificationxima.irowop% │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for linearalgebraaxima.ipoistimesunctionmaxima.info-2es Functions and Variables for Poisson seriesxima.ivar_general_finite_discreteriablmaxima.info-2% │ │ │ │ │ -General Finite Discrete Random VariableEcnonmet_flagV │ │ │ │ │ -maxima.info-2UOTFunctions and Variables for ctensorima.iheawood_graphctemaxima.info-3ipoFunctions and Variables for graphsFactoraxis_bottomns │ │ │ │ │ -,maxima.info-2TE │ │ │ │ │ -Functions and Variables for drawfftpack5_inverse_real_fftV │ │ │ │ │ --maxima.info-1a.iFunctions and Variables for FFTPACK5rankappendfilexima.imaxima.info-1ionFunctions and Variables for File Input and Outputkt1 │ │ │ │ │ -inverse_fft-2 │ │ │ │ │ --Qmaxima.info-1 VaFunctions and Variables for fast Fourier transformnctionvertex_partitionmaxima.info-3ProFunctions and Variables for graphso-1 │ │ │ │ │ -maxima.info-3es Functions and Variables for to_poly_solveaxima.ialgepsilonnctionmaxima.info-1es Functions and Variables for Equationsetsabsolute_real_timetets amaxima.info-2forFunctions and Variables for Runtime Environment │ │ │ │ │ -charpolymaxima.info-2forFunctions and Variables for Matrices and Linear Algebraaaskintegerr Matrmaxima.info-1ar Functions and Variables for FactszedV │ │ │ │ │ -Real infinityUALmaxima.info-1torFunctions and Variables for Constantsa.imodedeclarechy Rmaxima.info-2eAGFunctions and Variables for Function Definition │ │ │ │ │ -barsplotmaxima.info-2VV │ │ │ │ │ -Functions and Variables for statistical graphsr >= │ │ │ │ │ -maxima.info-1a.iRelational operatorsd Vaopsubst │ │ │ │ │ -maxima.info-1sOTFunctions and Variables for Expressionsipartpol │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Symmetriesfflabel_orientationsRP │ │ │ │ │ -,maxima.info-2rraFunctions and Variables for drawis_bipartiteles maxima.info-3t iFunctions and Variables for graphsxima.isubnumsimpnctionmaxima.info-1es Functions and Variables for Expressions/dontfactoro-1VV │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -indexed_tensorUOmaxima.info-2 VaFunctions and Variables for itensorima.iuriemannmaxima.info-2 VaFunctions and Variables for ctensorissonpdf_hypergeometricisson maxima.info-2le │ │ │ │ │ -Hypergeometric Random VariableQUisolate_wrt_timesiables maxima.info-1olvFunctions and Variables for ExpressionsQmaxtayordernd Vamaxima.info-2robFunctions and Variables for Serieslationunion% │ │ │ │ │ -maxima.info-2filFunctions and Variables for Setscontractmaxima.info-2RM Functions and Variables for itensorbles pfeformatayQUOTEmaxima.info-1a.iFunctions and Variables for DisplayrsVV │ │ │ │ │ -sumexpandaxima.imaxima.info-2ionFunctions and Variables for Sums and Products% │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Polynomials │ │ │ │ │ -killcontext-1STOmaxima.info-1 VaFunctions and Variables for Factsoisson │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Evaluation │ │ │ │ │ -pui2polynomeeQUOmaxima.info-2 │ │ │ │ │ -Functions and Variables for Symmetriesiosreversemaxima.info-3_seString Processingfo-2 │ │ │ │ │ -/Nstd_general_finite_discrete drawmaxima.info-2nt General Finite Discrete Random Variableaquantile_poissonmaxima.info-2% │ │ │ │ │ -Poisson Random Variablenchristofmaxima.info-2umbFunctions and Variables for ctensor-2 │ │ │ │ │ -maxima.info-1es Functions and Variables for Equationsa.iGGFINFINITYractemaxima.info-3merFunctions and Variables for ggfaerror_sizer Polymaxima.info-2le_Functions and Variables for Program Flowtranslateiables maxima.info-2DefFunctions and Variables for Function Definitionatranslate_fileogmaxima.info-2t │ │ │ │ │ -Functions and Variables for Function DefinitioneCurrent input expressionmaxima.info-1QUOFunctions and Variables for Command Linepoisexptmaxima.info-2 VaFunctions and Variables for Poisson seriesxima.ishow_edge_widthnmaxima.info-3es Functions and Variables for graphsnd │ │ │ │ │ -var_student_tCALmaxima.info-2 FoStudent's t Random Variableima.iremainderunctionmaxima.info-1es Functions and Variables for PolynomialsAfibtophimaxima.info-2 │ │ │ │ │ -/Functions and Variables for Number Theoryiables fullsetifyrLS │ │ │ │ │ - maxima.info-2rayFunctions and Variables for Sets; │ │ │ │ │ -maxima.info-1FUNFunctions and Variables for Command Linebit_and │ │ │ │ │ -maxima.info-2es Functions and Variables for bitwiseob% │ │ │ │ │ -quantilemaxima.info-2ionFunctions and Variables for descriptive statisticsxima.ishowratvarsctionmaxima.info-1es Functions and Variables for Polynomials │ │ │ │ │ -%edispflago-2-QUmaxima.info-1 VaFunctions and Variables for Displaye_rgbarray% │ │ │ │ │ -maxima.info-1V │ │ │ │ │ -hFunctions and Variables for ArraysesE │ │ │ │ │ -/desolve │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Differential Equationsan_logflength │ │ │ │ │ -maxima.info-3-IMString Input and Outputec │ │ │ │ │ -maxima.info-3TIOGentran Mode Switcheses ratvars <1>tsD-Imaxima.info-1tioFunctions and Variables for Polynomialsay │ │ │ │ │ -maxima.info-1E │ │ │ │ │ -Plotting Optionsall_dotsimp_denomsmbel Rmaxima.info-2e │ │ │ │ │ -Functions and Variables for Affinenctionderivlistiables maxima.info-1-CAFunctions and Variables for Differentiationnd Vafile_name <1>umbmaxima.info-3TE │ │ │ │ │ -Functions and Variables for graphsnctionexpintegral_e1s maxima.info-1-QUExponential IntegralsQUOlist_matrix_entriesctionmaxima.info-2es Functions and Variables for Matrices and Linear Algebrantaylorp │ │ │ │ │ -maxima.info-2rapevflag │ │ │ │ │ -maxima.info-1sh │ │ │ │ │ +-Qevflag │ │ │ │ │ YDDR │ │ │ │ │ -,maxima.info-3a.iFunctions and Variables for graphsr grobcomplement_graphmaxima.info-3a.iFunctions and Variables for graphsr Struisolate │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,Functions and Variables for Expressions fortindentm_Compmaxima.info-1gouFunctions and Variables for Fortran Outputables integer │ │ │ │ │ -maxima.info-1tpuFunctions and Variables for Propertiesonagd │ │ │ │ │ -maxima.info-3rogPackage functsreNegative infinityfo-2FSFmaxima.info-1 VaFunctions and Variables for Constantsg IntrigT │ │ │ │ │ -maxima.info-11deAdditional Functions2EVAnzetar │ │ │ │ │ -maxima.info-1es Functions and Variables for Special Functionsa.ipdf_negative_binomialc Rmaxima.info-2e,ANegative Binomial Random Variableunctionxyplane │ │ │ │ │ -maxima.info-2rapFunctions and Variables for drawdgesvT │ │ │ │ │ -maxima.info-3es Functions and Variables for lapackxima.icmetric │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensor-3TE │ │ │ │ │ -pytranslatee Swimaxima.info-3T │ │ │ │ │ -Functions in pytranslatedispfun │ │ │ │ │ -maxima.info-2xprFunctions and Variables for Function DefinitionntimerT │ │ │ │ │ -maxima.info-2rapFunctions and Variables for Debugginga.iremarraymaxima.info-1 VaFunctions and Variables for ArrayshTVV │ │ │ │ │ -mean_deviationLLmaxima.info-2 VaFunctions and Variables for descriptive statisticsigonomgnuplot_preamblemaxima.info-1s │ │ │ │ │ -Gnuplot Optionsiug │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensorebra/var_logisticon │ │ │ │ │ -maxima.info-2QUOLogistic Random Variablexlabel <1>xima.imaxima.info-2ionFunctions and Variables for drawzlabel_rotateormmaxima.info-2UOTFunctions and Variables for drawlfg │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for ctensor ezungraph6_importpoimaxima.info-3a.iFunctions and Variables for graphsr Poislistarrays │ │ │ │ │ -/SOLmaxima.info-1 │ │ │ │ │ -Functions and Variables for Arraysables mean_lognormals-maxima.info-2 │ │ │ │ │ --PLognormal Random Variable and Vapdf_logisticPolymaxima.info-2vanLogistic Random Variableztics_rotatetionmaxima.info-2es Functions and Variables for drawlogcontractctionmaxima.info-1es Root Exponential and Logarithmic Functionsxima.iwired_surfacenommaxima.info-2erbFunctions and Variables for drawcdf_lognormalLEMmaxima.info-2 VaLognormal Random Variabled OutpudpartT │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Expressionstrun_viewert_uniqmaxima.info-1labPlotting Optionsratnump │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Numbersdegremake_level_picturexima.imaxima.info-3ionFunctions and Variables for pictures_qawarrays │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for ArraysCKU │ │ │ │ │ -encode_timetedOTmaxima.info-2CTOFunctions and Variables for Runtime Environmenttexponentialize <1>o-1PQUmaxima.info-1 VaFunctions and Variables for Simplificationo-3TORtruncated_dodecahedron_graphfun2maxima.info-3GCDFunctions and Variables for graphsol* │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Numbersiabledeclare_units-QUmaxima.info-3Y │ │ │ │ │ -Functions and Variables for ezunitsoductfixed_vertices.imaxima.info-3ionFunctions and Variables for graphsd_betadeclare_fundamental_dimensionsrimaxima.info-3daiFunctions and Variables for ezunits_pos │ │ │ │ │ -beta_expand-2 │ │ │ │ │ -maxima.info-1 VaGamma and Factorial Functionsa.ifftpack5_fftert maxima.info-1s/ZFunctions and Variables for FFTPACK5d Vaitr │ │ │ │ │ -maxima.info-2nSOFunctions and Variables for itensornd Vapoly_ideal_polysaturation1 │ │ │ │ │ --QUOTmaxima.info-3 │ │ │ │ │ -Functions and Variables for grobnerbles multinomial_coeffar_weibmaxima.info-2a.iFunctions and Variables for Setsdel │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,Functions and Variables for Differentiationn │ │ │ │ │ -maxima.info-2ingFunctions and Variables for itensor-3SETuforget │ │ │ │ │ -maxima.info-3es Functions and Variables for Unitsmatrix │ │ │ │ │ -extract_linear_equationsmaxima.info-2es Functions and Variables for Affineantilemaximize_lpinomimaxima.info-3a.iFunctions and Variables for simplexriablremfunctionical maxima.info-2 │ │ │ │ │ --Functions and Variables for Function Definitionhcomplex_number_pmaxima.info-3ionFunctions and Variables for to_poly_solve_besselbackgroundxima.imaxima.info-3ionVisualization with VTKthaxis_3d │ │ │ │ │ -maxima.info-2/UNFunctions and Variables for drawpdf_discrete_uniformsOTEmaxima.info-2a.iDiscrete Uniform Random Variablecartesian_productfo-3 │ │ │ │ │ -,maxima.info-2 VaFunctions and Variables for Setsrandom_gammaEGREmaxima.info-2ETVGamma Random Variablees packagefileCTOR maxima.info-2a.iFunctions and Variables for Miscellaneous Options │ │ │ │ │ -matchdeclare1UOTmaxima.info-2 VaFunctions and Variables for Rules and Patterns │ │ │ │ │ -maxima.info-1es Functions and Variables for Differentiationctiontruncated_tetrahedron_graphs andmaxima.info-3raFFunctions and Variables for graphso-1UOTdefine │ │ │ │ │ -maxima.info-2es Functions and Variables for Function Definition,permult │ │ │ │ │ -maxima.info-2es Functions and Variables for Combinatoricsaxima.ifeature │ │ │ │ │ -maxima.info-1pP-Functions and Variables for Properties Rrandom_treeble │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for graphsr Funcjulia_parameter │ │ │ │ │ -maxima.info-3a.iDefinitions for complex fractalsmakeset │ │ │ │ │ +maxima.info-2 VaPareto Random VariableOTget_plot_option │ │ │ │ │ +maxima.info-1n aFunctions and Variables for Plotting3TE │ │ │ │ │ +fast_linsolve Vamaxima.info-2o_pFunctions and Variables for Affinexima.igamma_incomplete_lowerVamaxima.info-1lotGamma and Factorial Functionsa.iinit_ctensortionmaxima.info-2es Functions and Variables for ctensor-3UMEpermutationsd Vamaxima.info-2tatFunctions and Variables for Setsmaxima.info-3es Visualization with VTK.iprintpropsnctionmaxima.info-1es Functions and Variables for PropertiesTVbinlist2decnd Vamaxima.info-3umbFunctions and Variables for Quantum_Computingratgnuplot_curve_stylesma.imaxima.info-1ionGnuplot Options edge_coloring <1>oly_addmaxima.info-3 │ │ │ │ │ +Functions and Variables for graphsrS │ │ │ │ │ +,complement_graphmaxima.info-3SETFunctions and Variables for graphsuresQUisolate │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Expressionsnfortindenting │ │ │ │ │ +maxima.info-1OTEFunctions and Variables for Fortran Outputr Fileinteger │ │ │ │ │ +maxima.info-1TE │ │ │ │ │ +Functions and Variables for PropertiesVaagd │ │ │ │ │ +maxima.info-3lowPackage functsTENegative infinityareto Rmaxima.info-1e │ │ │ │ │ +Functions and Variables for ConstantsandntrigT │ │ │ │ │ +maxima.info-1SFUAdditional Functionstionnzetar │ │ │ │ │ +maxima.info-1tenFunctions and Variables for Special FunctionsUOTpdf_negative_binomial Vamaxima.info-2graNegative Binomial Random Variable and Vaxyplane │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for drawdgesvT │ │ │ │ │ +maxima.info-3tenFunctions and Variables for lapacko-2QUOcmetric │ │ │ │ │ +maxima.info-2es Functions and Variables for ctensortran pytranslateesoo maxima.info-3a.iFunctions in pytranslatedispfun │ │ │ │ │ +maxima.info-2nsFFunctions and Variables for Function DefinitionatimerT │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for DebuggingEBUremarraymaxima.info-1es Functions and Variables for Arraysxima.imean_deviationonmaxima.info-2es Functions and Variables for descriptive statisticsric angnuplot_preamblemaxima.info-1on │ │ │ │ │ +Gnuplot OptionsLug │ │ │ │ │ +maxima.info-2es Functions and Variables for ctensoronentvar_logisticma.imaxima.info-2metLogistic Random Variablexlabel <1>o-2SETmaxima.info-2 VaFunctions and Variables for drawzlabel_rotatea.imaxima.info-2ionFunctions and Variables for drawlfg │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for ctensor,SETVgraph6_import │ │ │ │ │ +/Pmaxima.info-3 │ │ │ │ │ +,SFunctions and Variables for graphsn serilistarrayactorsumaxima.info-1a.iFunctions and Variables for Arraysr Polymean_lognormalacmaxima.info-2a.iLognormal Random Variableiables pdf_logisticalsOmaxima.info-2ereLogistic Random Variableztics_rotated Vamaxima.info-2ymmFunctions and Variables for drawlogcontractnd Vamaxima.info-1rthRoot Exponential and Logarithmic Functionso-1MAKwired_surface anmaxima.info-2FunFunctions and Variables for drawcdf_lognormalionmaxima.info-2es Lognormal Random Variable │ │ │ │ │ +-QUOTEdpartT │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +,Functions and Variables for ExpressionsOrun_viewer_vertemaxima.info-1POIPlotting Optionsratnump │ │ │ │ │ +maxima.info-1es Functions and Variables for Numbersrint_make_level_pictureo-1POImaxima.info-3 VaFunctions and Variables for picturesE │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Arrays_biconencode_timeima.imaxima.info-2ionFunctions and Variables for Runtime Environment │ │ │ │ │ +exponentialize <1>nctionmaxima.info-1es Functions and Variables for Simplificationring Ptruncated_dodecahedron_graphma.imaxima.info-3ionFunctions and Variables for graphsantilenumerT │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Numberstran declare_unitsa.imaxima.info-3an Functions and Variables for ezunits; │ │ │ │ │ +-fixed_verticesINmaxima.info-3 VaFunctions and Variables for graphsxima.ideclare_fundamental_dimensionsUOmaxima.info-3a.iFunctions and Variables for ezunitsima.ibeta_expandctionmaxima.info-1es Gamma and Factorial FunctionsT │ │ │ │ │ +fftpack5_fftin amaxima.info-1T │ │ │ │ │ +Functions and Variables for FFTPACK5les itr │ │ │ │ │ +maxima.info-2T │ │ │ │ │ +Functions and Variables for itensorbles poly_ideal_polysaturation1mer_demaxima.info-3a.iFunctions and Variables for grobner Debumultinomial_coeffll │ │ │ │ │ +/MEmaxima.info-2 │ │ │ │ │ +-QFunctions and Variables for Setsdel │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Differentiationima.iliediff │ │ │ │ │ +maxima.info-2onsFunctions and Variables for itensorctionuforget │ │ │ │ │ +maxima.info-3inaFunctions and Variables for Unitsaxima.iextract_linear_equationsmaxima.info-2atrFunctions and Variables for Affineegativmaximize_lp. │ │ │ │ │ +,maxima.info-3OTEFunctions and Variables for simplexDIVIDremfunctionjunctmaxima.info-2a.iFunctions and Variables for Function Definition │ │ │ │ │ +complex_number_pmaxima.info-3 VaFunctions and Variables for to_poly_solvey │ │ │ │ │ +-QUOTbackgroundo-3UOTmaxima.info-3 VaVisualization with VTK paxis_3d │ │ │ │ │ maxima.info-2T │ │ │ │ │ -Functions and Variables for Setsdoscmxopslic Funmaxima.info-2nenFunctions and Variables for Matrices and Linear Algebrarhead_angleinear maxima.info-2priFunctions and Variables for drawtimer_infoables maxima.info-2eorFunctions and Variables for Debugginga.iinverse_real_fftmaxima.info-1es Functions and Variables for fast Fourier transformnctioneigenvectorsles maxima.info-2andFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -maxima.info-1es Functions and Variables for Properties.ibase64_decodeionmaxima.info-3es Octets and Utilities for Cryptographya.icolumnspacectionmaxima.info-3es Functions and Variables for linearalgebrafo-2 │ │ │ │ │ -remove_fundamental_dimensionsatrmaxima.info-3ar Functions and Variables for ezunits-2 │ │ │ │ │ -svg_filemaxima.info-1es Plotting Optionstransparent │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for drawtstepT │ │ │ │ │ -maxima.info-3a.iVisualization with VTKVapearson_skewnessmaxima.info-2 │ │ │ │ │ -Functions and Variables for descriptive statisticstions │ │ │ │ │ -unicode_to_utf8 │ │ │ │ │ +Functions and Variables for drawpdf_discrete_uniformrs │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Discrete Uniform Random Variablecartesian_productunctionmaxima.info-2es Functions and Variables for Setsrandom_gammama.imaxima.info-2ionGamma Random Variabletatpackagefiletex │ │ │ │ │ +maxima.info-2/ZPFunctions and Variables for Miscellaneous Optionsaxima.imatchdeclaretionmaxima.info-2es Functions and Variables for Rules and Patternsongradefs │ │ │ │ │ +maxima.info-1rawFunctions and Variables for Differentiationnd Vatruncated_tetrahedron_graphnear maxima.info-3ot_Functions and Variables for graphsnctiondefine │ │ │ │ │ +maxima.info-2lotFunctions and Variables for Function Definitionnpermult │ │ │ │ │ +maxima.info-2pecFunctions and Variables for Combinatoricsfo-3 │ │ │ │ │ +maxima.info-1m_gFunctions and Variables for PropertiesVarandom_treepile │ │ │ │ │ +maxima.info-3N │ │ │ │ │ +Functions and Variables for graphson Defjulia_parameter │ │ │ │ │ +maxima.info-3QUODefinitions for complex fractalsmakeset │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for SetsdoscmxopstionsCDmaxima.info-2R │ │ │ │ │ + Functions and Variables for Matrices and Linear Algebradhead_anglegebraUmaxima.info-2BLIFunctions and Variables for drawtimer_infor Numbmaxima.info-2 │ │ │ │ │ +-Functions and Variables for Debugging │ │ │ │ │ + inverse_real_fftmaxima.info-1nteFunctions and Variables for fast Fourier transformand VaeigenvectorsMatrmaxima.info-2ar Functions and Variables for Matrices and Linear Algebraneven │ │ │ │ │ +maxima.info-1eX Functions and Variables for Properties │ │ │ │ │ +base64_decode Vamaxima.info-3rawOctets and Utilities for Cryptography │ │ │ │ │ +columnspacend Vamaxima.info-3rapFunctions and Variables for linearalgebraunctionremove_fundamental_dimensionsandmaxima.info-3ra │ │ │ │ │ +Functions and Variables for ezunitsctionsvg_filemaxima.info-1lt-Plotting Optionstransparentima.imaxima.info-2ionFunctions and Variables for drawtstepT │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Characters │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Expressionsrexample │ │ │ │ │ +Visualization with VTKs pearson_skewnessmaxima.info-2riaFunctions and Variables for descriptive statisticsgitchaunicode_to_utf8imaxima.info-3cteCharactersd_raylunorder │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Functions and Variables for Helpquantile_general_finite_discretemaxima.info-2ionGeneral Finite Discrete Random Variablesutf8_to_unicodeimaxima.info-3ionCharactersables wigner_3jions4 │ │ │ │ │ -.maxima.info-2o │ │ │ │ │ -.Functions and Variables for clebsch_gordanr grapytics_rotate_secondaryysmaxima.info-2debFunctions and Variables for drawurl_basemaxima.info-1.atFunctions and Variables for Helpxtics_axisand Vamaxima.info-2rawFunctions and Variables for drawrandom_graphles maxima.info-3n │ │ │ │ │ -Functions and Variables for graphsnctionparse_stringles maxima.info-3 │ │ │ │ │ -String Processingfo-2 │ │ │ │ │ -mean_bernoulliVamaxima.info-2atrBernoulli Random VariableidthT │ │ │ │ │ -assume_external_byte_orderion wimaxima.info-3ntrFunctions and Variables for binary input and outputbles orbits │ │ │ │ │ -maxima.info-3stiGraphical analysis of discrete dynamical systemszn_power_table Imaxima.info-2 │ │ │ │ │ -Functions and Variables for Number Theory for Gefile_search_testsaxima.imaxima.info-1nomFunctions and Variables for File Input and Outputfo-1 │ │ │ │ │ -maxima.info-2es Functions and Variables for Matrices and Linear AlgebrangcdexT │ │ │ │ │ -maxima.info-1umbFunctions and Variables for Polynomials │ │ │ │ │ -boxplot_descriptionbles maxima.info-2 │ │ │ │ │ -Functions and Variables for statistical graphss facexpandor │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for PolynomialsmantidT │ │ │ │ │ -maxima.info-1aceFunctions and Variables for Differentiationefactrandom_continuous_uniformunctionmaxima.info-2es Continuous Uniform Random Variablexima.iaxis_rightnctionmaxima.info-2es Functions and Variables for drawcdf_empiricalOTEmaxima.info-2 Vamean_f │ │ │ │ │ -maxima.info-2eriF Random Variablefo-3ME │ │ │ │ │ +Functions and Variables for Expressions │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Helpquantile_general_finite_discretemaxima.info-2 VaGeneral Finite Discrete Random Variabletutf8_to_unicode.maxima.info-3 VaCharactersr Equawigner_3jrotzch_maxima.info-2a.iFunctions and Variables for clebsch_gordans │ │ │ │ │ +.debytics_rotate_secondaryiomaxima.info-2a.iFunctions and Variables for drawurl_basemaxima.info-1typFunctions and Variables for Helpxtics_axisables maxima.info-2T │ │ │ │ │ +Functions and Variables for drawrandom_graphEvalmaxima.info-3e_oFunctions and Variables for graphsand Vaparse_stringsolvmaxima.info-3w │ │ │ │ │ +String Processingunctionmean_bernoullis maxima.info-2andBernoulli Random Variableaxima.iassume_external_byte_order VTK │ │ │ │ │ +maxima.info-3menFunctions and Variables for binary input and output descorbits │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Graphical analysis of discrete dynamical systemszn_power_tableiemaxima.info-2dvaFunctions and Variables for Number Theorytran │ │ │ │ │ +file_search_testsfo-1 │ │ │ │ │ +maxima.info-1 anFunctions and Variables for File Input and OutputunctionratmxT │ │ │ │ │ +maxima.info-2ropFunctions and Variables for Matrices and Linear AlgebraagcdexT │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Polynomialsnboxplot_description ctenmaxima.info-2impFunctions and Variables for statistical graphsenfacexpand │ │ │ │ │ +maxima.info-1) │ │ │ │ │ +Functions and Variables for PolynomialseantidT │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Differentiation │ │ │ │ │ +random_continuous_uniform and Vamaxima.info-2olyContinuous Uniform Random Variableo-3AL │ │ │ │ │ +axis_rightand Vamaxima.info-2impFunctions and Variables for drawcdf_empiricalionmaxima.info-2es mean_f │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +-Qcardinality-3ME │ │ │ │ │ *EFFECTIVE-METHOD-TABLE*GET-SECONDARY-DISPATCH-FUNCTION2ALL-APPLICABLE │ │ │ │ │ GENERATE-DISCRIMINATION-NET │ │ │ │ │ COMPUTE-SECONDARY-DISPATCH-FUNCTION1 │ │ │ │ │ DFUN-LIST │ │ │ │ │ MAP-ALL-GENERIC-FUNCTIONS │ │ │ │ │ LIST-DFUN │ │ │ │ │ *MINIMUM-CACHE-SIZE-TO-LIST* │ │ │ │ │ @@ -28759,15 +28653,15 @@ │ │ │ │ │ Deprecated variable `~M': Use most_negative_float.J │ │ │ │ │ Deprecated. Use most_positive_float0 │ │ │ │ │ Deprecated variable `~M': Use most_positive_float.J │ │ │ │ │ TRANSLATEDJ │ │ │ │ │ SIMPCHECK │ │ │ │ │ %%SIMPFLAG │ │ │ │ │ OPERATORST │ │ │ │ │ -/usr/share/doc/maxima/infomaourcG20923 │ │ │ │ │ +MAXIMA::$c/binarmaxima.info-2urcG20923 │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/maximaxm} │ │ │ │ │ (double)(#0)+1 │ │ │ │ │ (double)(#0)+1 │ │ │ │ │ immnum_plus(#0,make_fixnum(1)) │ │ │ │ │ Lone_plus │ │ │ │ │ (#0)->ust.ust_self[#1]J │ │ │ │ │ code_char((#0)->ust.ust_self[fix(#1)]) │ │ │ │ │ @@ -28979,19 +28873,18 @@ │ │ │ │ │ (READER MAKE::NAME) │ │ │ │ │ (WRITER MAKE::NAME) │ │ │ │ │ (BOUNDP MAKE::NAME) │ │ │ │ │ (FAST-READER-METHOD MAKE:MISSING-COMPONENT MAKE::NAME)% │ │ │ │ │ CONDITIONS │ │ │ │ │ (PCL::PRECOMPILE-INITIALIZE-INSTANCE-SIMPLE CLCS 0)2156 │ │ │ │ │ (PCL::PRECOMPILE-INITIALIZE-INSTANCE-SIMPLE CLCS 1)2158 │ │ │ │ │ -]MAPS-INTEGERS-TO-INTEGERS │ │ │ │ │ +f,MAPS-INTEGERS-TO-INTEGERS │ │ │ │ │ $CREATE_LISTry-gG28468 │ │ │ │ │ -binary-gcl/transm.oPS │ │ │ │ │ -X IS A NEGATIVE INTEGER │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/../src/mormac.lisp: │ │ │ │ │ +binary-gcl/transm.o │ │ │ │ │ +LX IS A NEGATIVE INTEGERL/build/reproducible-path/maxima-5.47.0/src/../src/mormac.lisp: │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/transm.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/compat.lispb │ │ │ │ │ binary-gcl/mormac.o │ │ │ │ │ binary-gcl/compat.o │ │ │ │ │ Implementation for $TIMEDATE │ │ │ │ │ REST-ARGS16089 │ │ │ │ │ PREVIOUS-TYIx │ │ │ │ │ @@ -29079,102 +28972,97 @@ │ │ │ │ │ $INVERSESKIP-EXPONENT-CHECK-Pt │ │ │ │ │ MANTISSAEXPONENT~M doesn't have enough precision to compute its integer part │ │ │ │ │ fplog: argument must be positive; found: ~MAXIMAXX │ │ │ │ │ COMPLEX-ATANH: HOW DID I GET HERE? │ │ │ │ │ Implementation for $DEMOIVRE │ │ │ │ │ $1JFAF F │ │ │ │ │ .hak3F:F │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Sums and Products-MDsymmetric and Vamaxima.info-1ineFunctions and Variables for Simplificationo-1SETnullspace and Vamaxima.info-3ileFunctions and Variables for linearalgebraaxima.inumber_to_octetsmaxima.info-3K │ │ │ │ │ -Octets and Utilities for Cryptography Vaoctets_to_numbermaxima.info-3ex_Octets and Utilities for Cryptographyioneivects │ │ │ │ │ -maxima.info-2eX Functions and Variables for Matrices and Linear Algebra │ │ │ │ │ -gamma_incomplete_generalizedes lmaxima.info-1)IXGamma and Factorial Functionserarandom_cauchy │ │ │ │ │ -maxima.info-2VENCauchy Random VariableOTopena │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -String Input and Output dotassocmaxima.info-2c │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebratnotequalmaxima.info-1a.iFunctions and Variables for Predicatesapxlength │ │ │ │ │ -maxima.info-3a.iVisualization with VTKVa%k1 │ │ │ │ │ -maxima.info-1lapFunctions and Variables for Differential Equationsndecs read_hashed_arrayfo-3ROPmaxima.info-3 GeFunctions and Variables for plain-text input and outputnantisymmetrices maxima.info-1QUOFunctions and Variables for Simplificationand Vafile_search Funcmaxima.info-1onMFunctions and Variables for File Input and Outputctions/ratweightportOTEmaxima.info-1UOTFunctions and Variables for PolynomialsZundiff │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for itensor linekurtosis_poissonmaxima.info-2a.iPoisson Random Variablento_poly_solve │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -,MFunctions and Variables for to_poly_solveeta_incpoly_expandularimaxima.info-3a.iFunctions and Variables for grobnerns │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -/Relational operatorsles copy_file and Pamaxima.info-3ng File operationsidisptermsisualizmaxima.info-1K │ │ │ │ │ -Functions and Variables for Displayctionrealpartmaxima.info-1ispFunctions for Complex Numbersa.ioutativemaxima.info-1 VaFunctions and Variables for Simplificationn │ │ │ │ │ -maxima.info-2al Functions and Variables for ctensorima.icombine │ │ │ │ │ -maxima.info-1 nuFunctions and Variables for Simplification │ │ │ │ │ -/MSEpoisson │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Poisson seriesxima.irun_testsuiteionmaxima.info-1es Functions and Variables for Bug Detection and Reportingayaxis_secondarywmaxima.info-2OTEFunctions and Variables for drawlabel_alignment <1>ies │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for graphsables burn │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Number Theoryunctionerrcatchmaxima.info-2rapFunctions and Variables for Program Flowcgreaterpiables maxima.info-3olvCharactersigfactratnumermaxima.info-1 │ │ │ │ │ -,Functions and Variables for Polynomials │ │ │ │ │ -tr_file_tty_messagespa.imaxima.info-2ingFunctions and Variables for Function Definitionnif │ │ │ │ │ -maxima.info-2rawFunctions and Variables for Program Flowdefint │ │ │ │ │ -maxima.info-1andFunctions and Variables for Integrationivar_binomialalizmaxima.info-2KROBinomial Random Variablecompare │ │ │ │ │ -maxima.info-1erbFunctions and Variables for PredicatesFMlistp <1>fo-3 │ │ │ │ │ -/maxima.info-3 VaFunctions and Variables for linearalgebraaxima.ignuplot_sendtionmaxima.info-1es Gnuplot_pipes Format Functions_casymbol │ │ │ │ │ -maxima.info-2POSFunctions and Variables for atensorc Fungentran │ │ │ │ │ -maxima.info-3i_nFunctions for GentranOTEflush │ │ │ │ │ -maxima.info-2es Functions and Variables for itensorUOTE │ │ │ │ │ -boundaries_arraymaxima.info-3 VaFunctions and Variables for worldmapma.imatrix_element_multtionsmaxima.info-2ingFunctions and Variables for Matrices and Linear AlgebraOzerob │ │ │ │ │ -maxima.info-1E │ │ │ │ │ -Functions and Variables for Constants exglobal_variancesmaxima.info-2a.iFunctions and Variables for descriptive statisticsianguldefrule │ │ │ │ │ -maxima.info-2PT │ │ │ │ │ -Functions and Variables for Rules and Patternsr make_rgb_picturemaxima.info-3a.iFunctions and Variables for picturesExprratvars <2>ofor │ │ │ │ │ -maxima.info-1QUOFunctions and Variables for Polynomialsrmean_logisticot_maxima.info-2SIZLogistic Random Variable%e │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Constantsa.ilbfgs_ncorrectionsand Vamaxima.info-3escFunctions and Variables for lbfgsaxima.iskewness_gumbelnmaxima.info-2es Gumbel Random Variablee │ │ │ │ │ -declare_qty-2 │ │ │ │ │ -/Lmaxima.info-3 VaFunctions and Variables for ezunitsmentRpower_modfo-2 │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Number Theoryfo-2 │ │ │ │ │ -summand_to_recVamaxima.info-3rawFunctions and Variables for solve_reca.isublis_apply_lambdaite Dmaxima.info-1m VFunctions and Variables for Expressionsnnew_graphiables maxima.info-3 │ │ │ │ │ -Functions and Variables for graphso-3 │ │ │ │ │ --Qmaxposexmaxima.info-1es Functions and Variables for Simplificationxima.igensumnumunctionmaxima.info-2es Functions and Variables for Miscellaneous Options and Vabit_lsh │ │ │ │ │ -maxima.info-2nsRFunctions and Variables for bitwisend Vanum_partitionsrlmaxima.info-2ideFunctions and Variables for Setsnewdet │ │ │ │ │ -maxima.info-2uncFunctions and Variables for Matrices and Linear Algebranfundamental_dimensionsapmaxima.info-3_w │ │ │ │ │ -Functions and Variables for ezunitsbles componentsh_gordmaxima.info-2ce │ │ │ │ │ -Functions and Variables for itensorbles quantile_chi2onTmaxima.info-2a.iChi-squared Random Variablebles noeval │ │ │ │ │ -maxima.info-1UOTFunctions and Variables for Evaluationoncsc │ │ │ │ │ -maxima.info-1umbTrigonometric and Hyperbolic Functionsonifs │ │ │ │ │ -maxima.info-3tenGraphical analysis of discrete dynamical systemsextdiff │ │ │ │ │ -maxima.info-2G │ │ │ │ │ -Functions and Variables for itensorma anamortizationFuncmaxima.info-3 │ │ │ │ │ -Functions and Variables for financebles hankel │ │ │ │ │ -maxima.info-3v │ │ │ │ │ -Functions and Variables for linearalgebrariginvewigner_9jaxima.imaxima.info-2citFunctions and Variables for clebsch_gordanbel │ │ │ │ │ -polartorect-1 │ │ │ │ │ --maxima.info-1onsFunctions and Variables for fast Fourier transformr Dispggf │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for ggfnratepsilonxima.imaxima.info-1g PFunctions and Variables for Numbers-2 │ │ │ │ │ -/Mrecttopolarnd Vamaxima.info-1etsFunctions and Variables for fast Fourier transformnctionjacobi_dsiables maxima.info-1olvFunctions and Variables for Elliptic FunctionsVajacobi_sdor Diffmaxima.info-1 │ │ │ │ │ -Functions and Variables for Elliptic Functionsomylength │ │ │ │ │ -maxima.info-3imrVisualization with VTKBPrgb2level and Vamaxima.info-3umbFunctions and Variables for picturesma.ivertex_connectivitynd Vamaxima.info-3ileFunctions and Variables for graphsxima.ifb │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensorima.ipetrov │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensoretq │ │ │ │ │ -ratwtlvlmaxima.info-1an Functions and Variables for PolynomialsEpslq_thresholdVamaxima.info-3impFunctions and Variables for pslqmean_gammao-2QUOmaxima.info-2 VaGamma Random Variableve is_isomorphicE │ │ │ │ │ -maxima.info-3cF │ │ │ │ │ -Functions and Variables for graphsariabltprod │ │ │ │ │ -maxima.info-3 ouFunctions and Variables for Quantum_Computinges windownamed Linemaxima.info-3a.iVisualization with VTKVadimensionlessxprmaxima.info-3 │ │ │ │ │ -Functions and Variables for ezunitssNARYmodulus │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Polynomials │ │ │ │ │ -expintegral_shiRmaxima.info-1 VaExponential IntegralsP │ │ │ │ │ -maxima.info-1OTEFunctions and Variables for Expressionstgnuplot_out_filemaxima.info-1ionGnuplot Options gentranlang Linemaxima.info-3QUOGentran Option Variablesdotscrulesables maxima.info-2eorFunctions and Variables for Matrices and Linear Algebra lorentz_gauge Pamaxima.info-2ar │ │ │ │ │ -Functions and Variables for itensorbles skewness_logistichowcompmaxima.info-2a.iLogistic Random Variableidummy │ │ │ │ │ -maxima.info-2TVVFunctions and Variables for itensorima.ispositionontinuomaxima.info-3ndoString Processingirect │ │ │ │ │ -genfloatmaxima.info-3ionGentran Option Variablessin │ │ │ │ │ -maxima.info-1a.iTrigonometric and Hyperbolic Functionsenctaypt │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for ctensor Numblastn │ │ │ │ │ -maxima.info-1actFunctions and Variables for Listsiables inv_mod │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Number Theoryor itennofix │ │ │ │ │ -maxima.info-1llTUser defined operatorsonnumberp │ │ │ │ │ -maxima.info-1nitFunctions and Variables for Numbersima.iquantile_gumbelnmaxima.info-2es Gumbel Random VariableUOlaplacian_matrixmaxima.info-3QUOFunctions and Variables for graphs │ │ │ │ │ --QUOTsurface │ │ │ │ │ -maxima.info-3MSZVisualization with VTKOTis_graph_or_digraph-1BP │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for graphsve_binsolvetrigwarna.imaxima.info-1iveFunctions and Variables for Equationsityto_lisp │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Command Linepoisdiffmaxima.info-2ialFunctions and Variables for Poisson seriesitVV │ │ │ │ │ -squantile_paretoMmaxima.info-2ng │ │ │ │ │ +maxima.info-2es Functions and Variables for Sums and Productsionsymmetriciables maxima.info-1ebrFunctions and Variables for Simplificationnctionnullspaceiables maxima.info-3t aFunctions and Variables for linearalgebrafo-3ECOnumber_to_octetsmaxima.info-3 │ │ │ │ │ +Octets and Utilities for Cryptographyes octets_to_numbermaxima.info-3onmOctets and Utilities for Cryptography Vaeivects │ │ │ │ │ +maxima.info-2t │ │ │ │ │ +/Functions and Variables for Matrices and Linear Algebraegamma_incomplete_generalizedhandmaxima.info-1a.iGamma and Factorial FunctionsSETrandom_cauchya.imaxima.info-2lizCauchy Random Variable │ │ │ │ │ +maxima.info-3ionString Input and Outputadotassocmaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebraenotequalmaxima.info-1TE │ │ │ │ │ +Functions and Variables for Predicates │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Visualization with VTKs %k1 │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Differential Equations>UOTE │ │ │ │ │ +read_hashed_arrayunctionmaxima.info-3 │ │ │ │ │ +Functions and Variables for plain-text input and outputaantisymmetricrapmaxima.info-1rayFunctions and Variables for Simplificationables file_searchn Defmaxima.info-1conFunctions and Variables for File Input and Outputimacs_iratweightaxima.imaxima.info-1ionFunctions and Variables for Polynomialssundiff │ │ │ │ │ +maxima.info-2UOTFunctions and Variables for itensorlgebrkurtosis_poissonmaxima.info-2ETVPoisson Random VariableTto_poly_solvea.imaxima.info-3ionFunctions and Variables for to_poly_solvemplete_poly_expandOUT │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for grobnerly2 │ │ │ │ │ +maxima.info-1ionRelational operatorsRulecopy_fileternsUOmaxima.info-3-QUFile operationsIdisptermstion wimaxima.info-1ay2Functions and Variables for Displaynd Varealpartmaxima.info-1QUOFunctions for Complex NumbersTPRoutativemaxima.info-1es Functions and Variables for Simplificationxima.inpi │ │ │ │ │ +maxima.info-2torFunctions and Variables for ctensor-1E │ │ │ │ │ +maxima.info-1al Functions and Variables for Simplificationxima.ipoisson │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Poisson serieso-1QUOrun_testsuite Vamaxima.info-1actFunctions and Variables for Bug Detection and Reporting yaxis_secondaryimaxima.info-2a.iFunctions and Variables for drawlabel_alignment <1>_rankmaxima.info-3a.iFunctions and Variables for graphsr specburn │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +,Functions and Variables for Number Theory and Vaerrcatchmaxima.info-2 │ │ │ │ │ +Functions and Variables for Program Flowcgreaterpor to_pmaxima.info-3-QUCharactersINE │ │ │ │ │ +ratnumermaxima.info-1r SFunctions and Variables for Polynomialsrtr_file_tty_messagesp,SPmaxima.info-2onsFunctions and Variables for Function Definitionaif │ │ │ │ │ +maxima.info-2ar │ │ │ │ │ +Functions and Variables for Program Flowdefint │ │ │ │ │ +maxima.info-1ar Functions and Variables for IntegrationRvar_binomialn wimaxima.info-2 │ │ │ │ │ +Binomial Random Variablecompare │ │ │ │ │ +maxima.info-1FunFunctions and Variables for Predicates.ilistp <1>unctionmaxima.info-3es Functions and Variables for linearalgebrafo-2SZ-gnuplot_sendd Vamaxima.info-1tenGnuplot_pipes Format Functions-Qasymbol │ │ │ │ │ +maxima.info-2ionFunctions and Variables for atensoronsE │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +,SFunctions for Gentranionflush │ │ │ │ │ +maxima.info-2lliFunctions and Variables for itensorima.iboundaries_arraymaxima.info-3es Functions and Variables for worldmap1-QUmatrix_element_multnar_emaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Constantsonsglobal_variancesmaxima.info-2QUOFunctions and Variables for descriptive statisticsize │ │ │ │ │ +-defrule │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Rules and PatternsaQmake_rgb_picturemaxima.info-3 │ │ │ │ │ +Functions and Variables for picturesonsXratvars <2>ima.imaxima.info-1ionFunctions and Variables for PolynomialsEmean_logistic_timaxima.info-2a.iLogistic Random Variable%e │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for ConstantsCTIlbfgs_ncorrectionsables maxima.info-3ve Functions and Variables for lbfgsfo-2ND │ │ │ │ │ +skewness_gumbelamaxima.info-2ymmGumbel Random Variable.ideclare_qtyctionmaxima.info-3es Functions and Variables for ezunitsima.ipower_modunctionmaxima.info-2es Functions and Variables for Number Theoryunctionsummand_to_recs maxima.info-3eneFunctions and Variables for solve_rec,SPsublis_apply_lambdarete maxima.info-1leLFunctions and Variables for Expressionsanew_graphor Dispmaxima.info-3citFunctions and Variables for graphsnctionmaxposexmaxima.info-1mpdFunctions and Variables for Simplificationo-3 │ │ │ │ │ +gensumnum and Vamaxima.info-2rapFunctions and Variables for Miscellaneous Optionsiables bit_lsh │ │ │ │ │ +maxima.info-2p │ │ │ │ │ +Functions and Variables for bitwisebles num_partitions │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Setsnewdet │ │ │ │ │ +maxima.info-2DefFunctions and Variables for Matrices and Linear Algebraafundamental_dimensions- maxima.info-3a.iFunctions and Variables for ezunits clebcomponentsE │ │ │ │ │ +/Xmaxima.info-2a.iFunctions and Variables for itensor Intequantile_chi2f │ │ │ │ │ +maxima.info-2PUTChi-squared Random Variable Diffnoeval │ │ │ │ │ +maxima.info-1_pbFunctions and Variables for EvaluationVacsc │ │ │ │ │ +maxima.info-1UTPTrigonometric and Hyperbolic FunctionsVaifs │ │ │ │ │ +maxima.info-3ETVGraphical analysis of discrete dynamical systemsextdiff │ │ │ │ │ +maxima.info-2ifrFunctions and Variables for itensoractoramortizationsUOTmaxima.info-3a.iFunctions and Variables for finance Equahankel │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for linearalgebrasesOTE │ │ │ │ │ +wigner_9jfo-1UOTmaxima.info-2lifFunctions and Variables for clebsch_gordanxima.ipolartorectttingmaxima.info-1 │ │ │ │ │ +Functions and Variables for fast Fourier transformyE │ │ │ │ │ +maxima.info-3/MNFunctions and Variables for ggf │ │ │ │ │ +ratepsilono-3 │ │ │ │ │ +maxima.info-1sinFunctions and Variables for Numbersctionrecttopolarbles maxima.info-1imaFunctions and Variables for fast Fourier transformand Vajacobi_dsor to_pmaxima.info-1E │ │ │ │ │ +PFunctions and Variables for Elliptic Functionss jacobi_sdrentiatmaxima.info-1ernFunctions and Variables for Elliptic Functionsblylength │ │ │ │ │ +maxima.info-3GEQVisualization with VTKonrgb2leveliables maxima.info-3eorFunctions and Variables for pictures1NFIvertex_connectivitybles maxima.info-3t aFunctions and Variables for graphso-1E │ │ │ │ │ +maxima.info-2es Functions and Variables for ctensor-3P │ │ │ │ │ +maxima.info-2es Functions and Variables for ctensorima.iratwtlvlmaxima.info-1atiFunctions and Variables for Polynomialsnpslq_thresholds maxima.info-3atiFunctions and Variables for pslqmean_gammanctionmaxima.info-2es Gamma Random Variablestiis_isomorphicgeomaxima.info-3a.iFunctions and Variables for graphsND │ │ │ │ │ +maxima.info-3,SPFunctions and Variables for Quantum_Computingommwindownameece │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +-Visualization with VTKs dimensionlessnsUmaxima.info-3a.iFunctions and Variables for ezunitsdom_lmodulus │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +-QFunctions and Variables for Polynomialsiexpintegral_shinmaxima.info-1es Exponential Integrals │ │ │ │ │ +maxima.info-1g PFunctions and Variables for ExpressionsOgnuplot_out_filemaxima.info-1 VaGnuplot Optionsmgentranlangmult_maxima.info-3a.iGentran Option Variablesdotscrulesr Numbmaxima.info-2GRIFunctions and Variables for Matrices and Linear Algebraelorentz_gauges │ │ │ │ │ +-maxima.info-2a.iFunctions and Variables for itensor Exprskewness_logistic │ │ │ │ │ +,SETVmaxima.info-2 │ │ │ │ │ +Logistic Random Variableidummy │ │ │ │ │ +maxima.info-2essFunctions and Variables for itensor-2eifspositions Unifomaxima.info-3iabString Processingaxima.igenfloatmaxima.info-3 VaGentran Option Variablessin │ │ │ │ │ +maxima.info-1RINTrigonometric and Hyperbolic FunctionsXTctaypt │ │ │ │ │ +maxima.info-2QUOFunctions and Variables for ctensorTheorlastn │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Listsor Equainv_mod │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Number Theoryor │ │ │ │ │ +-QUOnofix │ │ │ │ │ +maxima.info-1a.iUser defined operatorsVanumberp │ │ │ │ │ +maxima.info-1QUOFunctions and Variables for Numbers-2/MDquantile_gumbelamaxima.info-2umbGumbel Random Variablectlaplacian_matrixmaxima.info-3ionFunctions and Variables for graphsake │ │ │ │ │ +maxima.info-3g PVisualization with VTK │ │ │ │ │ +is_graph_or_digraphctionmaxima.info-3es Functions and Variables for graphsialE │ │ │ │ │ +solvetrigwarn │ │ │ │ │ +-maxima.info-1miaFunctions and Variables for Equationsa.ito_lisp │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Command Linepoisdiffmaxima.info-2LogFunctions and Variables for Poisson seriesxima.iquantile_pareto │ │ │ │ │ 9/build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dasyjy.lisp │ │ │ │ │ Determines if X is a Maxima product form: ((mtimes ...) ...)dasyPREDICATEasyjy │ │ │ │ │ iC`IhIha`E! │ │ │ │ │ Ri h+`Q` │ │ │ │ │ sm~M: Key must be 1, 2, 3, 4, 5, or 6; found: ~M │ │ │ │ │ binary-gcl/numerical/slatec/zuchk.o │ │ │ │ │ ANSWER LT HALF PRECISION BECAUSE X TOO NEAR NEGATIVE INTEGER.o │ │ │ │ │ @@ -29680,15 +29568,15 @@ │ │ │ │ │ /TSBASE-COMB │ │ │ │ │ /TSBASE-COMB │ │ │ │ │ /TSEXPT1 │ │ │ │ │ /TSEXPT-RED │ │ │ │ │ (FAST-METHOD BIGFLOAT-IMPL:%PI (COMPLEX)) │ │ │ │ │ (FAST-METHOD BIGFLOAT-IMPL:%E (BIGFLOAT-IMPL:BIGFLOAT)) 0 │ │ │ │ │ (FAST-METHOD BIGFLOAT-IMPL:%PI (BIGFLOAT-IMPL:BIGFLOAT))0 │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/d9b0mp.lisp/s~ │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/d9b0mp.lisp/s │ │ │ │ │ (FAST-WRITER-METHOD SLOT-OBJECT MAXIMA::EXISTING) │ │ │ │ │ (FAST-WRITER-METHOD SLOT-OBJECT MAXIMA::NAME) │ │ │ │ │ MAXIMA NAME slot WRITER │ │ │ │ │ (FAST-READER-METHOD SLOT-OBJECT MAXIMA::NAME) │ │ │ │ │ MAXIMA NAME slot READER │ │ │ │ │ (FAST-METHOD PRINT-OBJECT (MAXIMA::UNSAFE-RECURSION T)) │ │ │ │ │ (FAST-READER-METHOD MAXIMA::UNSAFE-RECURSION MAXIMA::NAME) │ │ │ │ │ @@ -30118,15 +30006,15 @@ │ │ │ │ │ set size ratio 0.75~% │ │ │ │ │ set size ~{~f~^, ~}~% │ │ │ │ │ caset view equal xy~%nl │ │ │ │ │ set view equal xyz~%duciset xyplane at ~f~%7.0/sset xtics ~{~f~^, ~}~% │ │ │ │ │ set xtics ~f~% │ │ │ │ │ unset xtics~% │ │ │ │ │ set ytics ~{~f~^, ~}~% │ │ │ │ │ -set ytics ~f~%/runset ytics~%athset ztics ~{~f~^, ~}~%arset ztics ~f~%l/unset ztics~%I │ │ │ │ │ +set ytics ~f~%/runset ytics~%athset ztics ~{~f~^, ~}~%arset ztics ~f~%l/unset ztics~%Y │ │ │ │ │ Implementation for $IMAGPARTUSERG18071w │ │ │ │ │ REST-ARGS21980in │ │ │ │ │ ~M: expected exactly ~M arguments but got ~M: ~MLOGARC: unrecognized argument: ~M │ │ │ │ │ $UNIT_STEPJ │ │ │ │ │ REST-ARGS21953 │ │ │ │ │ binary-gcl/numerical/slatec/dbesy0.o │ │ │ │ │ Parameter should be current_error, control, or max_messageatec │ │ │ │ │ @@ -30176,15 +30064,15 @@ │ │ │ │ │ EXIT-CODE │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/utils.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/sublis.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/sumcon.lisp │ │ │ │ │ binary-gcl/utils.o │ │ │ │ │ binary-gcl/sumcon.o │ │ │ │ │ Set to non-NIL to enable printing of the error object when the │ │ │ │ │ - Slatec routines throw an error. │ │ │ │ │ + Slatec routines throw an error.X( │ │ │ │ │ h[h!`S`/` │ │ │ │ │ Warning: │ │ │ │ │ has a function or macro call which has not been translated properly. │ │ │ │ │ Implementation for $RATEXPAND │ │ │ │ │ REST-ARGS25987 │ │ │ │ │ Implementation for $SQFR │ │ │ │ │ Implementation for $PFETG18610 │ │ │ │ │ @@ -30867,15 +30755,15 @@ │ │ │ │ │ plog: encountered atan(0/0). │ │ │ │ │ ~M: expected exactly ~M arguments but got ~M: ~M$BETA_ARGS_SUM_TO_INTEGER t be a$BFFAC │ │ │ │ │ Implementation for $COMBINE │ │ │ │ │ -QU/build/reproducible-path/maxima-5.47.0/src/../src/csimp.lisp │ │ │ │ │ binary-gcl/csimp.o │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/intpol.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/ezgcd.lispsimp/build/reproducible-path/maxima-5.47.0/src/../src/compar.lispath/build/reproducible-path/maxima-5.47.0/src/../src/nforma.lisp │ │ │ │ │ -binary-gcl/ezgcd.oatec/z │ │ │ │ │ +binary-gcl/ezgcd.oatec/z}+ │ │ │ │ │ binary-gcl/numerical/slatec/zbinu.o-QUOTCOMPILED-FUN-21508al/slaG17882 │ │ │ │ │ (FAST-METHOD BIGFLOAT::UNARY-FFLOOR (BIGFLOAT-IMPL:BIGFLOAT))- │ │ │ │ │ Returns the least of its arguments. │ │ │ │ │ output_format_for_help: frontend not implemented.LOAT-IM$FRONTENDAT)) │ │ │ │ │ UNARY-FTRUNCATE │ │ │ │ │ (FAST-METHOD BIGFLOAT::UNARY-FTRUNCATE (BIGFLOAT-IMPL:BIGFLOAT))(FAST-METHOD BIGFLOAT-IMPL:FFLOOR (BIGFLOAT-IMPL:BIGFLOAT)) │ │ │ │ │ (FAST-METHOD BIGFLOAT-IMPL:FLOOR (BIGFLOAT-IMPL:BIGFLOAT)) │ │ │ │ │ @@ -30942,15 +30830,15 @@ │ │ │ │ │ is`$hDE- │ │ │ │ │ #h[hcach[h │ │ │ │ │ Ih!bRhbb │ │ │ │ │ !h h hHh │ │ │ │ │ pG-h+h[E │ │ │ │ │ The GO tag ~s is missing. │ │ │ │ │ The GO tag ~s is not established. │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dgamma.lisp-g{ │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dgamma.lisp-g │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/comm.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/ar.lisp │ │ │ │ │ binary-gcl/comm.o │ │ │ │ │ binary-gcl/ar.o │ │ │ │ │ ABS(X) SO BIG I0 OVERFLOWSroduci │ │ │ │ │ COMPILED-FUN-21436.o │ │ │ │ │ GENERATOR │ │ │ │ │ @@ -31083,108 +30971,109 @@ │ │ │ │ │ REST-ARGS18172 │ │ │ │ │ last: empty argument. │ │ │ │ │ Implementation for $FIRSTN │ │ │ │ │ REST-ARGS18177 │ │ │ │ │ firstn: second argument must be a nonnegative integer; found: ~M$ATAN2 │ │ │ │ │ lastn: second argument must be a nonnegative integer; found: ~M │ │ │ │ │ Implementation for $LASTN │ │ │ │ │ -maxima.info-2-DEFunctions and Variables for DebuggingleRvar_weibullscretmaxima.info-2TE │ │ │ │ │ -Weibull Random Variableeunitp │ │ │ │ │ -maxima.info-3bleFunctions and Variables for ezunitsctionzmin` │ │ │ │ │ -maxima.info-1rawPlotting Optionsopenw_binaryd Vamaxima.info-3rawFunctions and Variables for binary input and outputima.iematrix │ │ │ │ │ -maxima.info-2atiFunctions and Variables for Matrices and Linear Algebraaquantile_negative_binomialETVV │ │ │ │ │ -Bmaxima.info-2RATNegative Binomial Random VariableralsGN Logical conjunctionima.imaxima.info-1ionLogical operatorsor QUADin_neighborsme_pmaxima.info-3a.iFunctions and Variables for graphsr Factspherical_bessel_y_rankMmaxima.info-3ROPFunctions and Variables for orthogonal polynomials/FORM-gamma │ │ │ │ │ -maxima.info-1a.iGamma and Factorial Functionses covers │ │ │ │ │ -maxima.info-3utpPackage functs_mnewtonmaxitera.imaxima.info-3ge Functions and Variables for mnewtonr deftest_variance_ratiostn │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for stats,SETVV │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for itensor Equa% │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Command Linedrawdf │ │ │ │ │ -maxima.info-3ionFunctions and Variables for drawdfatistiminor │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Matrices and Linear Algebramgnuplot_view_argsamma anmaxima.info-1uncFunctions and Variables for Plottingtionlambert_wiables maxima.info-1DefFunctions and Variables for Special Functions Vafactorfacsumpictmaxima.info-3uitPackage facexp.irandom_gumbelionmaxima.info-2es Gumbel Random VariableRecompile │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Function Definitionpbftrunc │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Numbers> │ │ │ │ │ -maxima.info-1ionTrigonometric and Hyperbolic Functionsispermanental_studmaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebraiprev_primexima.imaxima.info-2lizFunctions and Variables for Number Theoryunctionintegrate_use_rootsoftenmaxima.info-1ammFunctions and Variables for Integrationreigenvaluessp │ │ │ │ │ -maxima.info-2= │ │ │ │ │ +timer_devalue-DEmaxima.info-2e DFunctions and Variables for Debuggingretvar_weibullUOTE │ │ │ │ │ +maxima.info-2,MFWeibull Random Variable maxima.info-3e_sFunctions and Variables for ezunitsnd Vazmin` │ │ │ │ │ +maxima.info-1a.iPlotting Optionsopenw_binaryles maxima.info-3e_hFunctions and Variables for binary input and output-3 │ │ │ │ │ +maxima.info-2rmsFunctions and Variables for Matrices and Linear Algebra quantile_negative_binomialpintexmaxima.info-2a.iNegative Binomial Random Variableuad_qawLogical conjunction-1E │ │ │ │ │ +maxima.info-1 VaLogical operatorsACK │ │ │ │ │ +-QUin_neighbors9 │ │ │ │ │ +maxima.info-3ROPFunctions and Variables for graphsTTER │ │ │ │ │ +spherical_bessel_yxima.imaxima.info-3ionFunctions and Variables for orthogonal polynomialsly_grogamma │ │ │ │ │ +maxima.info-1/MEGamma and Factorial Functionsrobcovers │ │ │ │ │ +maxima.info-3ne_Package functsMRnewtonmaxiter-FOmaxima.info-3OTEFunctions and Variables for mnewtond opetest_variance_ratioima.imaxima.info-3ionFunctions and Variables for statslobalsotentex │ │ │ │ │ +maxima.info-2-PRFunctions and Variables for itensorns-QU% │ │ │ │ │ +maxima.info-1FUNFunctions and Variables for Command Linedrawdf │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for drawdf │ │ │ │ │ +-QUOTminor │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +-QFunctions and Variables for Matrices and Linear Algebraignuplot_view_args Factormaxima.info-1TE │ │ │ │ │ +Functions and Variables for Plottingd Valambert_wor Funcmaxima.info-1on,Functions and Variables for Special Functionses factorfacsum │ │ │ │ │ +,maxima.info-3esEPackage facexpETrandom_gumbel Vamaxima.info-2ug Gumbel Random Variableg,compile │ │ │ │ │ +maxima.info-2OMPFunctions and Variables for Function DefinitionPbftrunc │ │ │ │ │ +maxima.info-1TERFunctions and Variables for Numbersima.icsch` │ │ │ │ │ +maxima.info-1 VaTrigonometric and Hyperbolic Functionsntpermanentnt_t< │ │ │ │ │ +maxima.info-2< │ │ │ │ │ Functions and Variables for Matrices and Linear Algebra │ │ │ │ │ -set_tex_environmentmal Rmaxima.info-1e │ │ │ │ │ -Functions and Variables for TeX Output Radapt_depth <1> │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for drawminimum_spanning_treear maxima.info-3h_rFunctions and Variables for graphsand Vadotexptsimp Numbmaxima.info-2? │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebraaset_promptr Filemaxima.info-2tpuFunctions and Variables for alt-displayiUndefinedunctionmaxima.info-1es Functions and Variables for Constants@ │ │ │ │ │ -maxima.info-2es Functions and Variables for Number Theoryfo-3@ │ │ │ │ │ -factorial and Vamaxima.info-1nfeCombinatorial Functions │ │ │ │ │ -digitcharpo-1@ │ │ │ │ │ -maxima.info-3 VaCharactersr Limistd_rayleigh_primaxima.info-2ionRayleigh Random Variablegraph_product Vamaxima.info-3robFunctions and Variables for graphsnctiontest_signed_rankmaxima.info-3A │ │ │ │ │ -Functions and Variables for statsunctionbacksubstiables maxima.info-1s │ │ │ │ │ -Functions and Variables for Equationsiongrotzch_graphes maxima.info-3s │ │ │ │ │ -Functions and Variables for graphsnctionpoly_ideal_polysaturationay │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for grobner Listline_typeurtosismaxima.info-2hi2Functions and Variables for drawpred` │ │ │ │ │ -maxima.info-1e │ │ │ │ │ -Functions and Variables for EvaluationVareduce_orderitenmaxima.info-3ousFunctions and Variables for solve_reca.iaddrow │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -maxima.info-3es Visualization with VTK │ │ │ │ │ -noncentral_momentunctionmaxima.info-2es Functions and Variables for descriptive statisticso-2 │ │ │ │ │ -trigsimpmaxima.info-1 │ │ │ │ │ -Explicit Simplifications Using Identities and Vamarkedvarpr Progmaxima.info-3pprFunctions for Gentran │ │ │ │ │ -maxima.info-1lesTrigonometric and Hyperbolic Functionsonconstantmaxima.info-1ommFunctions and Variables for Propertiesondecode_floatles maxima.info-1DefFunctions and Variables for Numbersima.idiagmatrixpationmaxima.info-2 │ │ │ │ │ -Functions and Variables for ctensor-2 │ │ │ │ │ -ctrgsimpmaxima.info-2 VaFunctions and Variables for ctensor-2 │ │ │ │ │ -maxima.info-1es Functions and Variables for Command Linekurtosis_laplacemaxima.info-2ialLaplace Random Variableosavefactorsrplotmaxima.info-1extFunctions and Variables for Polynomials pivot_max_sxcal maxima.info-3nveFunctions and Variables for simplexnd Vafourintsinr Matrmaxima.info-2ar Functions and Variables for Fourier serieso-3 │ │ │ │ │ -engineering_format_mins maxima.info-3 │ │ │ │ │ -Functions and Variables for engineering-formatn │ │ │ │ │ -title <1>fo-2 │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawdebugmodefo-3 │ │ │ │ │ -maxima.info-2p │ │ │ │ │ -Functions and Variables for Debugging │ │ │ │ │ -maxima.info-1es Functions for Numbersa.ignuplot_ps_term_commandamaxima.info-1quaGnuplot Optionsocolumnopmaxima.info-3 │ │ │ │ │ -Functions and Variables for linearalgebratrix │ │ │ │ │ -maxima.info-2ionFunctions and Variables for ctensordom_squantile_cauchyimaxima.info-2nt'Cauchy Random Variable │ │ │ │ │ -animationpe │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Visualization with VTKs absint │ │ │ │ │ -maxima.info-2nicFunctions and Variables for Fourier seriesxima.iquit` │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Command Lineuricci │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for ctensorput aactivatemaxima.info-1 │ │ │ │ │ -Functions and Variables for Factsiables permp │ │ │ │ │ -maxima.info-2ordFunctions and Variables for Combinatoricsiables rem │ │ │ │ │ -maxima.info-1ov │ │ │ │ │ -Functions and Variables for Propertiess sparse6_import │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for graphsr descPrevious outputimaxima.info-1_roFunctions and Variables for Command Linebf_fmin_cobylaawmaxima.info-2_i0Functions and Variables for cobylaf_weibcdf_rayleighma.imaxima.info-2ll Rayleigh Random Variablepart` │ │ │ │ │ -maxima.info-1L-VFunctions and Variables for ExpressionsXdispJordanxima.imaxima.info-2ionFunctions and Variables for diagratp` │ │ │ │ │ -maxima.info-1 │ │ │ │ │ --Functions and Variables for PolynomialsPreadlinemaxima.info-3ISPString Input and Output resolvante_klein3transfomaxima.info-2 │ │ │ │ │ -Functions and Variables for Symmetriess hompack_polsyse maxima.info-3MDIFunctions and Variables for hompacknd Vatrace │ │ │ │ │ -maxima.info-2OTEFunctions and Variables for Debugging Valength │ │ │ │ │ -maxima.info-1lsPFunctions and Variables for Lists and Vachebyshev_t Exprmaxima.info-3ileFunctions and Variables for orthogonal polynomialse │ │ │ │ │ -graph6_decodee-Imaxima.info-3 │ │ │ │ │ -Functions and Variables for graphsUOTE │ │ │ │ │ -spherical_to_xyzmaxima.info-1ionFunctions and Variables for Plottingear stringdispuplot_maxima.info-1manFunctions and Variables for StringsionsMufg │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for ctensorns,SEisomorphismOTE │ │ │ │ │ -maxima.info-3VV │ │ │ │ │ -Functions and Variables for graphsUOTE │ │ │ │ │ -poly_elimination_ideal.imaxima.info-3ionFunctions and Variables for grobner_poisobase │ │ │ │ │ -maxima.info-1FORFunctions and Variables for Displayima.ibrowser │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Helppdf_filemaxima.info-1ionPlotting Optionsdirectoryce-QUOTmaxima.info-1erEFunctions and Variables for File Input and Output_recDISskewness_hypergeometricimaxima.info-2ullHypergeometric Random Variablelorest` │ │ │ │ │ -maxima.info-1SP │ │ │ │ │ -Functions and Variables for Listss │ │ │ │ │ --treillismaxima.info-2UOTFunctions and Variables for Symmetriess xtics_rotateTVV │ │ │ │ │ -maxima.info-2alMFunctions and Variables for drawextremal_subsetpmaxima.info-2a.iFunctions and Variables for Setsoutchar │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Command Linenc_degreeorORMATmaxima.info-2a.iFunctions and Variables for Affiner ctenmean_weibullparemaxima.info-2a.iWeibull Random Variableapng_filemaxima.info-1-QUPlotting Optionshipow │ │ │ │ │ -maxima.info-1es Functions and Variables for Polynomials │ │ │ │ │ -ratp_coeffs-2 │ │ │ │ │ -/Mmaxima.info-3 VaFunctions and Variables for ratpowFLAG │ │ │ │ │ -histogramfo-2QUOmaxima.info-2ablFunctions and Variables for statistical graphsoncdf_geometrices maxima.info-2lotGeometric Random Variableunctioncdf_f │ │ │ │ │ -maxima.info-2lotF Random Variable_weightmean_poisson3AG maxima.info-2 VaPoisson Random Variablepnewline │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Characterso-1UOTmaxpsiposintd Vamaxima.info-1onsGamma and Factorial Functionsa.ielim_allbutctionmaxima.info-3es Functions and Variables for to_poly_solveunctionccurind │ │ │ │ │ -maxima.info-3ropGentran Option Variablespdf_rank_sumtionmaxima.info-3es Functions and Variables for special distributions and Vaikt1` │ │ │ │ │ -maxima.info-2ETVFunctions and Variables for itensorima.iproduct │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/zshch.lispP │ │ │ │ │ +prev_primeo-3< │ │ │ │ │ +maxima.info-2 wiFunctions and Variables for Number Theory and Vaintegrate_use_rootsof= │ │ │ │ │ +maxima.info-1= │ │ │ │ │ +Functions and Variables for Integration │ │ │ │ │ +eigenvaluesima.imaxima.info-2ionFunctions and Variables for Matrices and Linear Algebraiset_tex_environmentom Vamaxima.info-1ormFunctions and Variables for TeX OutputVaadapt_depth <1> │ │ │ │ │ +maxima.info-2> │ │ │ │ │ +Functions and Variables for drawminimum_spanning_treera │ │ │ │ │ +maxima.info-3> │ │ │ │ │ +Functions and Variables for graphsables dotexptsimpTheormaxima.info-2seaFunctions and Variables for Matrices and Linear Algebra set_promptnput amaxima.info-2? │ │ │ │ │ +Functions and Variables for alt-display │ │ │ │ │ +Undefined and Vamaxima.info-1rapFunctions and Variables for Constantsionbfzeta │ │ │ │ │ +maxima.info-2ymmFunctions and Variables for Number Theoryunctionfactorialiables maxima.info-1_reCombinatorial Functionsidigitcharpnctionmaxima.info-3es Characters │ │ │ │ │ +std_rayleigh_elimaxima.info-2r │ │ │ │ │ +Rayleigh Random Variablegraph_productes maxima.info-3A │ │ │ │ │ +Functions and Variables for graphsand Vatest_signed_rankmaxima.info-3olyFunctions and Variables for stats and Vabacksubstor Symmmaxima.info-1omeFunctions and Variables for Equations Vagrotzch_graphymmmaxima.info-3ispFunctions and Variables for graphsand Vapoly_ideal_polysaturationast` │ │ │ │ │ +maxima.info-3C │ │ │ │ │ +Functions and Variables for grobner │ │ │ │ │ +line_typenoncentmaxima.info-2a.iFunctions and Variables for drawpred` │ │ │ │ │ +maxima.info-1mpsFunctions and Variables for Evaluations reduce_orderwD │ │ │ │ │ +maxima.info-3lt Functions and Variables for solve_recD │ │ │ │ │ +maxima.info-2es Functions and Variables for Matrices and Linear Algebranwidth │ │ │ │ │ +maxima.info-3rstVisualization with VTK.inoncentral_moment and Vamaxima.info-2pecFunctions and Variables for descriptive statisticsRandomtrigsimpmaxima.info-1rroExplicit Simplifications Using Identitiesiables markedvarpm Flowmaxima.info-3n │ │ │ │ │ +Functions for Gentranan acos` │ │ │ │ │ +maxima.info-1s unctionmaxima.info-2es Functions and Variables for drawdebugmodeackage maxima.info-2_exFunctions and Variables for Debuggingionfix │ │ │ │ │ +maxima.info-1slqFunctions for Numbers │ │ │ │ │ +gnuplot_ps_term_command maxima.info-1 │ │ │ │ │ +Gnuplot Options │ │ │ │ │ +columnopmaxima.info-3ialFunctions and Variables for linearalgebraaxima.ilriem │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for ctensorent_tquantile_cauchy │ │ │ │ │ +maxima.info-2andCauchy Random Variable_tanimationaxima.imaxima.info-3ionVisualization with VTKapabsint │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Fourier serieso-2 │ │ │ │ │ +maxima.info-1es Functions and Variables for Command Lineuricci │ │ │ │ │ +maxima.info-2ionFunctions and Variables for ctensorOutpuactivatemaxima.info-1a.iFunctions and Variables for Factsor atenpermp │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Combinatoricsor ctenrem │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Propertiesensparse6_import │ │ │ │ │ +maxima.info-3ISPFunctions and Variables for graphsptive Previous outputSmaxima.info-1EYWFunctions and Variables for Command Linebf_fmin_cobyla_bmaxima.info-2a.iFunctions and Variables for cobylal-PROGcdf_rayleigh2T │ │ │ │ │ +maxima.info-2m VRayleigh Random Variablepart` │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Expressions │ │ │ │ │ +dispJordano-2E-Imaxima.info-2 VaFunctions and Variables for diagratp` │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Polynomials │ │ │ │ │ +readlinemaxima.info-3ionString Input and Outputtresolvante_klein3m │ │ │ │ │ +/$NEmaxima.info-2a.iFunctions and Variables for Symmetriesschompack_polsystimaxima.info-3 │ │ │ │ │ +Functions and Variables for hompackbles trace │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Debugginges length │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Listsiables chebyshev_tionsSmaxima.info-3TE │ │ │ │ │ +Functions and Variables for orthogonal polynomialsarse6_graph6_decodea.imaxima.info-3ionFunctions and Variables for graphsmxexptspherical_to_xyzmaxima.info-1 VaFunctions and Variables for Plottingbra │ │ │ │ │ +stringdispmb_termaxima.info-1-SYFunctions and Variables for Strings_gammufg │ │ │ │ │ +maxima.info-2ULLFunctions and Variables for ctensorw_graisomorphismima.imaxima.info-3ionFunctions and Variables for graphsndom_npoly_elimination_idealSRmaxima.info-3 VaFunctions and Variables for grobnerORMATobase │ │ │ │ │ +maxima.info-1on Functions and Variables for Display-1SETbrowser │ │ │ │ │ +maxima.info-1es Functions and Variables for Helppdf_filemaxima.info-1 VaPlotting Optionsdirectoryarmonicmaxima.info-1a.iFunctions and Variables for File Input and Outputandom_bskewness_hypergeometricEmaxima.info-2domHypergeometric Random Variable-Qrest` │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Listsraph_eitreillismaxima.info-2a.iFunctions and Variables for Symmetriesapxtics_rotatenessmaxima.info-2a.iFunctions and Variables for drawextremal_subsetLmaxima.info-2 │ │ │ │ │ +-QFunctions and Variables for Setsoutchar │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Command Linenc_degreetermst │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +/RFunctions and Variables for Affiner,SETVmean_weibull │ │ │ │ │ +/maxima.info-2VV │ │ │ │ │ +Weibull Random Variable png_filemaxima.info-1a.iPlotting Optionshipow │ │ │ │ │ +maxima.info-1atrFunctions and Variables for Polynomialsiratp_coeffsctionmaxima.info-3es Functions and Variables for ratpowxima.ihistogram Randommaxima.info-2* │ │ │ │ │ +Functions and Variables for statistical graphsVacdf_geometricetsmaxima.info-2onVGeometric Random Variable and Vacdf_f │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +F Random Variableaxima.imean_poissontionmaxima.info-2es Poisson Random Variableanewline │ │ │ │ │ +maxima.info-3a.iCharactersnctionmaxpsiposintles maxima.info-1OTIGamma and Factorial FunctionsXPTelim_allbutnd Vamaxima.info-3xprFunctions and Variables for to_poly_solve and Vaccurind │ │ │ │ │ +maxima.info-3sPDGentran Option Variablespdf_rank_sumd Vamaxima.info-3newFunctions and Variables for special distributionsiables ikt1` │ │ │ │ │ +maxima.info-2conFunctions and Variables for itensor-3 /F/build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/zshch.lispP │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/zkscl.lispVV │ │ │ │ │ binary-gcl/numerical/slatec/zshch.oUN │ │ │ │ │ binary-gcl/numerical/slatec/zkscl.o │ │ │ │ │ -QUImplementation for $NUMFACTORshcREST-ARGS21605-gImplementation for $NONSCALARP. G17927 │ │ │ │ │ REST-ARGS21620uc │ │ │ │ │ h9Rh"a)` │ │ │ │ │ h[h)`S`7` │ │ │ │ │ @@ -31977,15 +31866,15 @@ │ │ │ │ │ sign of the square, so any negative results are converted to positive.ompilerINDEFINITESonverBK │ │ │ │ │ greater than: arguments are incomparable; found: ~:M, ~:M │ │ │ │ │ greater than or equal: arguments are incomparable; found: ~:M, ~:M │ │ │ │ │ ~& in sign1 detect $infinity.~% │ │ │ │ │ sign: sign of ~:M is undefined. │ │ │ │ │ $ASSUME_POS_PRED$USEMINMAX │ │ │ │ │ ~&in SIGN-MEXPT for ~A, sign is complex.~% │ │ │ │ │ -~&in SIGN-MEXPT for ~A, sign is $imaginary.~%I │ │ │ │ │ +~&in SIGN-MEXPT for ~A, sign is $imaginary.~%Y │ │ │ │ │ appendfile: already in appendfile, you must call closefile first.+ │ │ │ │ │ ~&/* Starts dribbling to ~A (~d/~d/~d, ~2,'0d:~2,'0d:~2,'0d).*/~&+ │ │ │ │ │ ~&/*Finished dribbling to ~A.*/~&+ │ │ │ │ │ *TERMINAL-IO* was rebound while APPENDFILE is on.~%~ │ │ │ │ │ You may miss some dribble output. │ │ │ │ │ Implementation for $CLOSEFILE' │ │ │ │ │ REST-ARGS24902 │ │ │ │ │ @@ -32266,18 +32155,147 @@ │ │ │ │ │ SRC-TYPEDST-TYPEFLATTEN-LIST │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/xercnt.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/j4save.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/fdump.lisp │ │ │ │ │ binary-gcl/numerical/slatec/xercnt.o │ │ │ │ │ binary-gcl/numerical/slatec/j4save.o │ │ │ │ │ binary-gcl/numerical/slatec/fdump.o │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/share/{affine,algebra,algebra/charsets,algebra/solver,amatrix,bernstein,calculus,cobyla,cobyla/ex,cobyla/lisp,colnew,colnew/ex1,colnew/ex2,colnew/ex3,colnew/ex4,colnew/lisp,combinatorics,contrib,contrib/Eulix,contrib/Grobner,contrib/Zeilberger,contrib/alt-display,contrib/altsimp,contrib/binsplit,contrib/bitwise,contrib/boolsimp,contrib/coma,contrib/diffequations,contrib/diffequations/tests,contrib/elliptic_curves,contrib/elliptic_curves/figures,contrib/format,contrib/fresnel,contrib/gentran,contrib/gentran/man,contrib/gentran/test,contrib/gf,contrib/integration,contrib/levin,contrib/lurkmathml,contrib/maxima-odesolve,contrib/maximaMathML,contrib/mcclim,contrib/noninteractive,contrib/odes,contrib/operatingsystem,contrib/prim,contrib/rand,contrib/rkf45,contrib/sarag,contrib/smath,contrib/state,contrib/symplectic_ode,contrib/trigtools,contrib/unicodedata,contrib/unit,contrib/vector3d,descriptive,diff_form,diff_form/tests,diffequations,distrib,draw,dynamics,ezunits,fftpack5,fftpack5/lisp,finance,fourier_elim,fractals,graphs,hompack,hompack/lisp,hypergeometric,integequations,integer_sequence,integration,lapack,lapack/blas,lapack/lapack,lbfgs,linearalgebra,logic,lsquares,macro,matrix,minpack,minpack/lisp,misc,mnewton,multiadditive,nelder_mead,numeric,numericalio,odepack,odepack/src,orthopoly,pdiff,physics,pslq,pytranslate,quantum,simplex,simplex/Tests,simplification,solve_rat_ineq,solve_rec,sound,stats,stringproc,sym,tensor,tensor/tracefree-code,test_batch_encodings,to_poly_solve,translators,translators/m2mj,trigonometry,utils,vector,z_transform}/$$$.{dem,dm1,dm2,dm3,dmt} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/share/{affine,algebra,algebra/charsets,algebra/solver,amatrix,bernstein,calculus,cobyla,cobyla/ex,cobyla/lisp,colnew,colnew/ex1,colnew/ex2,colnew/ex3,colnew/ex4,colnew/lisp,combinatorics,contrib,contrib/Eulix,contrib/Grobner,contrib/Zeilberger,contrib/alt-display,contrib/altsimp,contrib/binsplit,contrib/bitwise,contrib/boolsimp,contrib/coma,contrib/diffequations,contrib/diffequations/tests,contrib/elliptic_curves,contrib/elliptic_curves/figures,contrib/format,contrib/fresnel,contrib/gentran,contrib/gentran/man,contrib/gentran/test,contrib/gf,contrib/integration,contrib/levin,contrib/lurkmathml,contrib/maxima-odesolve,contrib/maximaMathML,contrib/mcclim,contrib/noninteractive,contrib/odes,contrib/operatingsystem,contrib/prim,contrib/rand,contrib/rkf45,contrib/sarag,contrib/smath,contrib/state,contrib/symplectic_ode,contrib/trigtools,contrib/unicodedata,contrib/unit,contrib/vector3d,descriptive,diff_form,diff_form/tests,diffequations,distrib,draw,dynamics,ezunits,fftpack5,fftpack5/lisp,finance,fourier_elim,fractals,graphs,hompack,hompack/lisp,hypergeometric,integequations,integer_sequence,integration,lapack,lapack/blas,lapack/lapack,lbfgs,linearalgebra,logic,lsquares,macro,matrix,minpack,minpack/lisp,misc,mnewton,multiadditive,nelder_mead,numeric,numericalio,odepack,odepack/src,orthopoly,pdiff,physics,pslq,pytranslate,quantum,simplex,simplex/Tests,simplification,solve_rat_ineq,solve_rec,sound,stats,stringproc,sym,tensor,tensor/tracefree-code,test_batch_encodings,to_poly_solve,translators,translators/m2mj,trigonometry,utils,vector,z_transform}/$$.{usg,texi} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/doc/$$.{usg,texi} │ │ │ │ │ -MAXIMA::$ │ │ │ │ │ +age quantum_computing" . ("maxima.info-3" 435001 814)) │ │ │ │ │ +("Package rducon" . ("maxima.info-3" 481438 1414)) │ │ │ │ │ +("Package scifac" . ("maxima.info-3" 482996 1016)) │ │ │ │ │ +("Parabolic Cylinder Functions" . ("maxima.info-1" 797465 911)) │ │ │ │ │ +("Plotting Formats" . ("maxima.info-1" 516097 3454)) │ │ │ │ │ +("Plotting Options" . ("maxima.info-1" 543131 27504)) │ │ │ │ │ +("Possible improvements to contrib_ode" . ("maxima.info-2" 702955 943)) │ │ │ │ │ +("Random Numbers" . ("maxima.info-1" 461844 2582)) │ │ │ │ │ +("References" . ("maxima.info-3" 718572 71)) │ │ │ │ │ +("References for contrib_ode" . ("maxima.info-2" 704821 1430)) │ │ │ │ │ +("Relational operators" . ("maxima.info-1" 291144 2569)) │ │ │ │ │ +("Root, Exponential and Logarithmic Functions" . ("maxima.info-1" 430062 14081)) │ │ │ │ │ +("Share" . ("maxima.info-2" 391896 342)) │ │ │ │ │ +("Source Level Debugging" . ("maxima.info-2" 615074 3772)) │ │ │ │ │ +("String Input and Output" . ("maxima.info-3" 544735 14458)) │ │ │ │ │ +("String Processing" . ("maxima.info-3" 571062 12700)) │ │ │ │ │ +("Strings" . ("maxima.info-1" 129031 103)) │ │ │ │ │ +("Structures" . ("maxima.info-1" 209211 115)) │ │ │ │ │ +("Struve Functions" . ("maxima.info-1" 789041 1473)) │ │ │ │ │ +("Test cases for contrib_ode" . ("maxima.info-2" 704086 606)) │ │ │ │ │ +("The dynamics package" . ("maxima.info-3" 28524 527)) │ │ │ │ │ +("Trigonometric Functions" . ("maxima.info-1" 445001 149)) │ │ │ │ │ +("User defined operators" . ("maxima.info-1" 314719 10965)) │ │ │ │ │ +("Visualization with VTK" . ("maxima.info-3" 35729 15370)) │ │ │ │ │ +("Warning Messages" . ("maxima.info-3" 728489 117)) │ │ │ │ │ +(load-info-hashtables (maxima::maxima-load-pathname-directory) deffn-defvr-pairs section-pairs)) │ │ │ │ │ +Functions and Variables for to_poly_solve" . ("maxima.info-3" 596419 49685)) │ │ │ │ │ +("Functions and Variables for trigtools" . ("maxima.info-3" 689096 341)) │ │ │ │ │ +("Functions and Variables for worldmap" . ("maxima.info-3" 4615 12456)) │ │ │ │ │ +("Functions and Variables for wrstcse" . ("maxima.info-3" 672014 7337)) │ │ │ │ │ +("Functions and Variables for zeilberger" . ("maxima.info-3" 681714 5692)) │ │ │ │ │ +("Functions and variables for asympa" . ("maxima.info-2" 644284 81)) │ │ │ │ │ +("Functions for Complex Numbers" . ("maxima.info-1" 412273 8609)) │ │ │ │ │ +("Functions for Gentran" . ("maxima.info-3" 114256 7362)) │ │ │ │ │ +("Functions for Numbers" . ("maxima.info-1" 396865 14812)) │ │ │ │ │ +("Functions for numerical solution of differential equations" . ("maxima.info-1" 996785 13788)) │ │ │ │ │ +("Functions for numerical solution of equations" . ("maxima.info-1" 988523 6564)) │ │ │ │ │ +("Functions in pytranslate" . ("maxima.info-3" 426956 2323)) │ │ │ │ │ +("Gamma and Factorial Functions" . ("maxima.info-1" 723928 39616)) │ │ │ │ │ +("Garbage Collection" . ("maxima.info-2" 579886 791)) │ │ │ │ │ +("Gentran Evaluation Forms" . ("maxima.info-3" 131141 3003)) │ │ │ │ │ +("Gentran Mode Switches" . ("maxima.info-3" 121750 1876)) │ │ │ │ │ +("Gentran Option Variables" . ("maxima.info-3" 123761 7275)) │ │ │ │ │ +("Gnuplot Options" . ("maxima.info-1" 571703 10150)) │ │ │ │ │ +("Gnuplot_pipes Format Functions" . ("maxima.info-1" 582176 1165)) │ │ │ │ │ +("Graphical analysis of discrete dynamical systems" . ("maxima.info-3" 29220 6337)) │ │ │ │ │ +("Hypergeometric Functions" . ("maxima.info-1" 790686 6522)) │ │ │ │ │ +("Identifiers" . ("maxima.info-1" 219738 2150)) │ │ │ │ │ +("Inequality" . ("maxima.info-1" 222058 169)) │ │ │ │ │ +("Interrupts" . ("maxima.info-2" 373882 948)) │ │ │ │ │ +("Introduction for Runtime Environment" . ("maxima.info-2" 372686 977)) │ │ │ │ │ +("Introduction to Affine" . ("maxima.info-2" 61226 116)) │ │ │ │ │ +("Introduction to Command Line" . ("maxima.info-1" 42431 67)) │ │ │ │ │ +("Introduction to Differential Equations" . ("maxima.info-1" 962597 432)) │ │ │ │ │ +("Introduction to Elliptic Functions and Integrals" . ("maxima.info-1" 800301 3884)) │ │ │ │ │ +("Introduction to Expressions" . ("maxima.info-1" 215729 1472)) │ │ │ │ │ +("Introduction to Fourier series" . ("maxima.info-2" 268720 303)) │ │ │ │ │ +("Introduction to Function Definition" . ("maxima.info-2" 495879 83)) │ │ │ │ │ +("Introduction to Gentran" . ("maxima.info-3" 113698 427)) │ │ │ │ │ +("Introduction to Integration" . ("maxima.info-1" 850390 841)) │ │ │ │ │ +("Introduction to Matrices and Linear Algebra" . ("maxima.info-2" 754 152)) │ │ │ │ │ +("Introduction to Maxima's Database" . ("maxima.info-1" 464952 79)) │ │ │ │ │ +("Introduction to Miscellaneous Options" . ("maxima.info-2" 391457 272)) │ │ │ │ │ +("Introduction to ODEPACK" . ("maxima.info-3" 359480 1117)) │ │ │ │ │ +("Introduction to Plotting" . ("maxima.info-1" 513318 2532)) │ │ │ │ │ +("Introduction to Polynomials" . ("maxima.info-1" 625177 2945)) │ │ │ │ │ +("Introduction to Program Flow" . ("maxima.info-2" 580842 164)) │ │ │ │ │ +("Introduction to QUADPACK" . ("maxima.info-1" 889252 4055)) │ │ │ │ │ +("Introduction to Rules and Patterns" . ("maxima.info-2" 399110 860)) │ │ │ │ │ +("Introduction to Series" . ("maxima.info-2" 240002 395)) │ │ │ │ │ +("Introduction to Sets" . ("maxima.info-2" 442062 7058)) │ │ │ │ │ +("Introduction to Simplification" . ("maxima.info-1" 353166 9859)) │ │ │ │ │ +("Introduction to Special Functions" . ("maxima.info-1" 709975 2081)) │ │ │ │ │ +("Introduction to String Processing" . ("maxima.info-3" 541292 3278)) │ │ │ │ │ +("Introduction to Symmetries" . ("maxima.info-2" 332118 1313)) │ │ │ │ │ +("Introduction to Units" . ("maxima.info-3" 647510 3579)) │ │ │ │ │ +("Introduction to algebraic extensions" . ("maxima.info-1" 699266 3271)) │ │ │ │ │ +("Introduction to alt-display" . ("maxima.info-2" 631569 2654)) │ │ │ │ │ +("Introduction to asympa" . ("maxima.info-2" 643787 377)) │ │ │ │ │ +("Introduction to atensor" . ("maxima.info-2" 218067 3801)) │ │ │ │ │ +("Introduction to celine" . ("maxima.info-2" 664734 3764)) │ │ │ │ │ +("Introduction to cobyla" . ("maxima.info-2" 670079 2341)) │ │ │ │ │ +("Introduction to contrib_ode" . ("maxima.info-2" 691531 5572)) │ │ │ │ │ +("Introduction to ctensor" . ("maxima.info-2" 152522 4274)) │ │ │ │ │ +("Introduction to descriptive" . ("maxima.info-2" 706735 4941)) │ │ │ │ │ +("Introduction to distrib" . ("maxima.info-2" 800784 5868)) │ │ │ │ │ +("Introduction to draw" . ("maxima.info-2" 932681 2250)) │ │ │ │ │ +("Introduction to drawdf" . ("maxima.info-3" 17577 1754)) │ │ │ │ │ +("Introduction to ezunits" . ("maxima.info-3" 54096 3499)) │ │ │ │ │ +("Introduction to fast Fourier transform" . ("maxima.info-1" 972530 434)) │ │ │ │ │ +("Introduction to finance" . ("maxima.info-3" 95278 466)) │ │ │ │ │ +("Introduction to fractals" . ("maxima.info-3" 107014 485)) │ │ │ │ │ +("Introduction to graphs" . ("maxima.info-3" 137983 956)) │ │ │ │ │ +("Introduction to grobner" . ("maxima.info-3" 190761 1615)) │ │ │ │ │ +("Introduction to hompack" . ("maxima.info-3" 207060 169)) │ │ │ │ │ +("Introduction to interpol" . ("maxima.info-3" 215993 271)) │ │ │ │ │ +("Introduction to itensor" . ("maxima.info-2" 67275 12592)) │ │ │ │ │ +("Introduction to lapack" . ("maxima.info-3" 231052 189)) │ │ │ │ │ +("Introduction to lbfgs" . ("maxima.info-3" 255461 903)) │ │ │ │ │ +("Introduction to linearalgebra" . ("maxima.info-3" 273851 4374)) │ │ │ │ │ +("Introduction to lsquares" . ("maxima.info-3" 307078 199)) │ │ │ │ │ +("Introduction to minpack" . ("maxima.info-3" 332440 169)) │ │ │ │ │ +("Introduction to mnewton" . ("maxima.info-3" 339272 168)) │ │ │ │ │ +("Introduction to numerical solution of differential equations" . ("maxima.info-1" 995522 1090)) │ │ │ │ │ +("Introduction to numericalio" . ("maxima.info-3" 343404 4060)) │ │ │ │ │ +("Introduction to operatingsystem" . ("maxima.info-3" 368640 177)) │ │ │ │ │ +("Introduction to operators" . ("maxima.info-1" 277526 4065)) │ │ │ │ │ +("Introduction to orthogonal polynomials" . ("maxima.info-3" 373354 17610)) │ │ │ │ │ +("Introduction to physical_constants" . ("maxima.info-3" 57847 4573)) │ │ │ │ │ +("Introduction to pslq" . ("maxima.info-3" 419057 338)) │ │ │ │ │ +("Introduction to pytranslate" . ("maxima.info-3" 424258 2464)) │ │ │ │ │ +("Introduction to simplex" . ("maxima.info-3" 453509 1991)) │ │ │ │ │ +("Introduction to simplification" . ("maxima.info-3" 462669 250)) │ │ │ │ │ +("Introduction to solve_rec" . ("maxima.info-3" 484382 583)) │ │ │ │ │ +("Introduction to stats" . ("maxima.info-3" 495046 995)) │ │ │ │ │ +("Introduction to trigtools" . ("maxima.info-3" 688296 606)) │ │ │ │ │ +("Introduction to wrstcse" . ("maxima.info-3" 671016 875)) │ │ │ │ │ +("Introduction to zeilberger" . ("maxima.info-3" 679728 1806)) │ │ │ │ │ +("Keyword Commands" . ("maxima.info-2" 619053 2199)) │ │ │ │ │ +("Lisp and Maxima" . ("maxima.info-2" 575612 3958)) │ │ │ │ │ +("Lists" . ("maxima.info-1" 142013 136)) │ │ │ │ │ +("Logical operators" . ("maxima.info-1" 293993 2580)) │ │ │ │ │ +("Macros" . ("maxima.info-2" 502517 8639)) │ │ │ │ │ +("Nouns and Verbs" . ("maxima.info-1" 217324 2252)) │ │ │ │ │ +("Numbers" . ("maxima.info-1" 103789 103)) │ │ │ │ │ +("Octets and Utilities for Cryptography" . ("maxima.info-3" 584056 11900)) │ │ │ │ │ +("Operators for Equations" . ("maxima.info-1" 296889 4864)) │ │ │ │ │ +("Package absimp" . ("maxima.info-3" 463054 894)) │ │ │ │ │ +("Package combinatorics" . ("maxima.info-2" 677865 1818)) │ │ │ │ │ +("Package f90" . ("maxima.info-3" 91198 3712)) │ │ │ │ │ +("Package facexp" . ("maxima.info-3" 464115 6020)) │ │ │ │ │ +("Package functs" . ("maxima.info-3" 470476 6509)) │ │ │ │ │ +("Package ineq" . ("maxima.info-3" 477318 3915)0 │ │ │ │ │ $LINESPOINTS0 │ │ │ │ │ with linespoints lw ~f │ │ │ │ │ with lines lt ~dmaxima │ │ │ │ │ palette: gray must be followed by two numbers. │ │ │ │ │ $SATURATION │ │ │ │ │ $SATURATION │ │ │ │ │ ~,3f+~,3f*gray │ │ │ │ │ @@ -32412,115 +32430,106 @@ │ │ │ │ │ -STRING │ │ │ │ │ ERROR NUMBER OR LEVEL$$ │ │ │ │ │ JOB ABORT DUE TO FATAL ERROR. │ │ │ │ │ Implementation for $RATVARS │ │ │ │ │ ~@:M: lower bound ~M is greater than upper bound ~Mild/rImplementation for $EXPONENTIALIZE/binar$BOOLEAN │ │ │ │ │ %%SIMPFLAGni.oPUbinary-gcl/numerical/slatec/zbuni.oF2CL-G17880 │ │ │ │ │ REST-ARGS21492un │ │ │ │ │ -binary-gcl/numerical/slatec/zuni2.o-QUOT │ │ │ │ │ +binary-gcl/numerical/slatec/zuni2.o-QUOTI( │ │ │ │ │ SCALING OPTION, KODE, NOT 1 OR 2."b │ │ │ │ │ ORDER, ALPHA, LESS THAN ZERO. │ │ │ │ │ N LESS THAN ONE.SLATEC │ │ │ │ │ X LESS THAN ZERO.& │ │ │ │ │ V1SLATEC │ │ │ │ │ OVERFLOW, X TOO LARGE FOR KODE = 1.25 │ │ │ │ │ Tbinary-gcl/numerical/slatec/zabs.o │ │ │ │ │ Functions and Variables for descriptive statisticsables Functions and Variables for SymmetriesTEmaxima.info-2 VaFunctions and Variables for Symmetriesa-label_alignmentimaxima.info-2ionFunctions and Variables for drawimplicit <1>0dismaxima.info-2a.iFunctions and Variables for drawcdf_general_finite_discreteima.imaxima.info-2ionGeneral Finite Discrete Random Variable │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Display ctenimplicit_derivativeQUOTEmaxima.info-3EARFunctions and Variables for impdiffialsIedge_connectivityfo-1,SEmaxima.info-3eraFunctions and Variables for graphsnctionverbify │ │ │ │ │ -maxima.info-1ineFunctions and Variables for ExpressionsQgeomap │ │ │ │ │ -maxima.info-3ionFunctions and Variables for worldmapionSmode_identityQUOmaxima.info-2 │ │ │ │ │ -,PFunctions and Variables for Function Definitionishow_vertex_typemaxima.info-3es Functions and Variables for graphso-1 firacah_w │ │ │ │ │ -maxima.info-2es Functions and Variables for clebsch_gordannctionlaplace │ │ │ │ │ -maxima.info-1ourFunctions and Variables for Integrationegradef │ │ │ │ │ -maxima.info-1es Functions and Variables for Differentiationima.inumer_pbranchionmaxima.info-1es Functions and Variables for Numberss in csetup │ │ │ │ │ -maxima.info-2ionFunctions and Variables for ctensormep │ │ │ │ │ -maxima.info-1ionFunctions and Variables for ListsLINEAR │ │ │ │ │ -maxpsifracnuma.imaxima.info-1ionGamma and Factorial Functions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Equations │ │ │ │ │ -maxima.info-3ionEnvironment operationststriginversesD │ │ │ │ │ -maxima.info-1 │ │ │ │ │ --QExplicit Simplifications Using Identitiessystemslabel │ │ │ │ │ -maxima.info-1a.iPlotting Optionsgrind │ │ │ │ │ -maxima.info-1rapFunctions and Variables for Displayctionsame_xyzmaxima.info-1ropPlotting Optionssubstringfo-2 │ │ │ │ │ -maxima.info-3 VaString Processingrack │ │ │ │ │ -maxima.info-2lizFunctions and Variables for Setsreal_imagpart_to_conjugatenctionmaxima.info-3es Functions and Variables for to_poly_solveunctionatvalue │ │ │ │ │ -maxima.info-1redFunctions and Variables for Differentiationctionstd_bernoullies maxima.info-2ompBernoulli Random Variableaxima.izn_primroot_pan maxima.info-2lesFunctions and Variables for Number Theoryiables pathname_typeebrmaxima.info-1fouFunctions and Variables for File Input and Outputor Fourreveal │ │ │ │ │ -maxima.info-1ualFunctions and Variables for Expressionsadfloat │ │ │ │ │ -maxima.info-3m │ │ │ │ │ -Functions and Variables for to_poly_solveor itenlrsetq │ │ │ │ │ -maxima.info-3a.iGentran Evaluation Formsxthru │ │ │ │ │ -maxima.info-1-QUFunctions and Variables for Simplificationand Vageometric_meantsmaxima.info-2a.iFunctions and Variables for descriptive statisticsPUTPROmean_geometricrbmaxima.info-2a.iGeometric Random Variableiables N'th previous output │ │ │ │ │ --maxima.info-1duaFunctions and Variables for Command Linepiece │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for ExpressionsT:= │ │ │ │ │ -maxima.info-1es Assignment operatorsndrerandom_logisticimaxima.info-2ionLogistic Random Variableuric │ │ │ │ │ -maxima.info-2DIMFunctions and Variables for ctensor-3 │ │ │ │ │ -maxima.info-3es String Processingomain │ │ │ │ │ -Fetch documentationctionmaxima.info-1es Functions and Variables for Command Linezn_mult_table │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Number Theoryaxima.iapplyb1 │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Rules and Patterns.imainvar │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Expressions │ │ │ │ │ -showcompsfo-2P │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for itensoructurskewness_continuous_uniformctionmaxima.info-2es Continuous Uniform Random Variableo-2 │ │ │ │ │ - /direct │ │ │ │ │ -maxima.info-2es Functions and Variables for SymmetriesROalg_typemaxima.info-2ionFunctions and Variables for atensoregratfib │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Number Theoryration │ │ │ │ │ -algexactmaxima.info-1-QUFunctions and Variables for Equations │ │ │ │ │ -maxima.info-2LISFunctions and Variables for itensortran_metricexpandallimaxima.info-3ionFunctions and Variables for Unitsfo-2 │ │ │ │ │ -] zn_primroot_limitiables maxima.info-2s │ │ │ │ │ -Functions and Variables for Number Theoryiables contract_edge-QUmaxima.info-3 │ │ │ │ │ --Functions and Variables for graphsables smake │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -String Processingunctiondelete │ │ │ │ │ -maxima.info-1rawFunctions and Variables for Listsunctionstd_negative_binomialuntmaxima.info-2nt,Negative Binomial Random Variableunctionidentitymaxima.info-2ourFunctions and Variables for Setslogsimp │ │ │ │ │ -maxima.info-1ionRoot Exponential and Logarithmic Functions │ │ │ │ │ --QUOTnatural_unit1-QUmaxima.info-3 VaFunctions and Variables for ezunitspt │ │ │ │ │ -maxima.info-3ionConvert to sin and cosspnew_variable_redmaxima.info-3a.iFunctions and Variables for to_poly_solveOTE │ │ │ │ │ -/Mpolar_to_xyOTE │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for PlottingOMMAerror_typeo-1IMEmaxima.info-2 VaFunctions and Variables for drawstats_numer-2A │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for statsaxima.icapping │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawpowersetmaxima.info-2nomFunctions and Variables for Setsm1pbranchlUOTE │ │ │ │ │ - maxima.info-1-QUFunctions and Variables for Numbers │ │ │ │ │ -/%Mmkdir │ │ │ │ │ -maxima.info-3a.iDirectory operationsndommakelistmaxima.info-1eibFunctions and Variables for Listsandom Vpoly_addmaxima.info-3-QUFunctions and Variables for grobnerbles defstructnatoricmaxima.info-1casFunctions and Variables for Structuresyscontrolledrete dmaxima.info-3emsFunctions and Variables for Quantum_Computingionstringoutiables maxima.info-1egaFunctions and Variables for File Input and Output Randomin │ │ │ │ │ -maxima.info-2natFunctions and Variables for Program Flowpdf_paretor Polymaxima.info-2pliPareto Random Variable │ │ │ │ │ -readcharmaxima.info-3es String Input and Output │ │ │ │ │ -flush1derivFT │ │ │ │ │ -maxima.info-2OTEFunctions and Variables for itensor │ │ │ │ │ --quantile_hypergeometricnmaxima.info-2es Hypergeometric Random Variable.imake_graphnctionmaxima.info-3es Functions and Variables for graphsMENSIOdispcon │ │ │ │ │ -maxima.info-2ionFunctions and Variables for itensor │ │ │ │ │ - /DIpoints_joinedalEmaxima.info-2 │ │ │ │ │ --PFunctions and Variables for drawratfor │ │ │ │ │ -maxima.info-3QUOGentran Mode Switcheses box │ │ │ │ │ -maxima.info-1nicFunctions and Variables for Expressionsavertex_in_degreemaxima.info-3stiFunctions and Variables for graphso-2 │ │ │ │ │ - /poly_monomial_orderbles maxima.info-3andFunctions and Variables for grobnerima.itaylordepthctionmaxima.info-2es Functions and Variables for Seriesxima.iatanh │ │ │ │ │ -maxima.info-1 VaTrigonometric and Hyperbolic Functionsa │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Matrices and Linear Algebra_Exponentiation.imaxima.info-1ot_Arithmetic operatorsns-Qmaplist │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -/Functions and Variables for Program Flowpoly_normal_formmaxima.info-3 │ │ │ │ │ -Functions and Variables for grobnerable-qty │ │ │ │ │ -maxima.info-3ionFunctions and Variables for ezunitstionMoutofpoisaxima.imaxima.info-2ionFunctions and Variables for Poisson seriesP │ │ │ │ │ --Qfactorsumfo-3TPRmaxima.info-1 VaFunctions and Variables for Polynomialsiberlefactiry Funmaxima.info-1_axFunctions and Variables for Polynomialsaresolvante_vierertd_f │ │ │ │ │ -maxima.info-2RESFunctions and Variables for Symmetries.ilaguerremaxima.info-3 VaFunctions and Variables for orthogonal polynomialsnctioncot │ │ │ │ │ -maxima.info-1ineTrigonometric and Hyperbolic Functions/Rfile_typefo-1 │ │ │ │ │ -maxima.info-1nsRFunctions and Variables for File Input and Outputiables member │ │ │ │ │ -maxima.info-1miaFunctions and Variables for Listsunctionget_unique_vertex_by_labelm Flowmaxima.info-3BP │ │ │ │ │ -Functions and Variables for graphslex Nufactor_max_degree_print_warningimaxima.info-1ionFunctions and Variables for PolynomialsBquad_qawcfo-1VV │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for QUADPACKEL │ │ │ │ │ -8is_biconnected │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for graphsmode │ │ │ │ │ -radsubstflag2RENmaxima.info-1 VaFunctions and Variables for PolynomialsOstriml │ │ │ │ │ -maxima.info-3ionString Processingor Funccharfun2maxima.info-3eliFunctions and Variables for interpoltionquantile_rayleighor grobmaxima.info-2atsRayleigh Random Variablefortran <1>nd Vamaxima.info-3olyGentran Mode Switchesatisimplify_productsfo-2 │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for solve_rec: ~std_betamaxima.info-2ionBeta Random VariableElliairy_daimaxima.info-1se_Airy FunctionsFUkey_pos │ │ │ │ │ -maxima.info-2ionFunctions and Variables for drawc2sin │ │ │ │ │ -maxima.info-3 brConvert to sin and cosonnouns │ │ │ │ │ -maxima.info-1rthFunctions and Variables for Evaluation.iperms │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Combinatoricste_disctimer_devalueel │ │ │ │ │ +maxima.info-1LINFunctions and Variables for Display │ │ │ │ │ +,SETimplicit_derivativeima.imaxima.info-3ionFunctions and Variables for impdiff │ │ │ │ │ +edge_connectivityrithmetmaxima.info-3SETFunctions and Variables for graphsand Vaverbify │ │ │ │ │ +maxima.info-1ebrFunctions and Variables for Expressionsigeomap │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for worldmapematmode_identitya.imaxima.info-2ge Functions and Variables for Function Definitionsshow_vertex_typemaxima.info-3rawFunctions and Variables for graphsnctionracah_w │ │ │ │ │ +maxima.info-2olyFunctions and Variables for clebsch_gordanand Valaplace │ │ │ │ │ +maxima.info-1eriFunctions and Variables for Integrationngradef │ │ │ │ │ +maxima.info-1ileFunctions and Variables for Differentiation-3ck numer_pbranch Vamaxima.info-1o_pFunctions and Variables for Numbersima.icsetup │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for ctensorima.itenth │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Listsiem │ │ │ │ │ +maxpsifracnumV │ │ │ │ │ +maxima.info-1 VaGamma and Factorial Functions │ │ │ │ │ +maxima.info-1metFunctions and Variables for Equationsa.igetenv │ │ │ │ │ +maxima.info-3 VaEnvironment operationsiotriginversesma.imaxima.info-1icaExplicit Simplifications Using Identitiesdd_vertlabel │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +/ Plotting Optionsgrind │ │ │ │ │ +maxima.info-1N │ │ │ │ │ +Functions and Variables for Displaynd Vasame_xyzmaxima.info-1s │ │ │ │ │ +Plotting Optionssubstringunctionmaxima.info-3es String Processingaxima.ibelln │ │ │ │ │ +maxima.info-2 wiFunctions and Variables for Setsreal_imagpart_to_conjugateand Vamaxima.info-3orlFunctions and Variables for to_poly_solve and Vaatvalue │ │ │ │ │ +maxima.info-1s │ │ │ │ │ +Functions and Variables for Differentiationnd Vastd_bernoulliuanmaxima.info-2-MABernoulli Random Variablefo-3 │ │ │ │ │ +zn_primroot_pn Vmaxima.info-2ormFunctions and Variables for Number Theoryor linepathname_typeNSImaxima.info-1/DIFunctions and Variables for File Input and Outputer serireveal │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +-PFunctions and Variables for Expressions dfloat │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for to_poly_solveor │ │ │ │ │ +-Qlrsetq │ │ │ │ │ +maxima.info-3E │ │ │ │ │ +Gentran Evaluation Formsxthru │ │ │ │ │ +maxima.info-1ingFunctions and Variables for Simplificationables geometric_meann │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +-QFunctions and Variables for descriptive statistics_primrmean_geometric-Qmaxima.info-2IONGeometric Random Variableor NumbN'th previous outputaresmaxima.info-1 │ │ │ │ │ +Functions and Variables for Command Linepiece │ │ │ │ │ +maxima.info-1ateFunctions and Variables for Expressionsn:= │ │ │ │ │ +maxima.info-1rapAssignment operators │ │ │ │ │ +,MFrandom_logistic/maxima.info-2 VaLogistic Random Variableuric │ │ │ │ │ +maxima.info-2m_tFunctions and Variables for ctensorctionscopy │ │ │ │ │ +maxima.info-3rapString Processingaxima.iFetch documentationnd Vamaxima.info-1impFunctions and Variables for Command Linezn_mult_tableionmaxima.info-2es Functions and Variables for Number Theoryfo-3E │ │ │ │ │ +uapplyb1 │ │ │ │ │ +maxima.info-2es Functions and Variables for Rules and PatternsP │ │ │ │ │ +maxima.info-1es Functions and Variables for Expressionsishowcompsunctionmaxima.info-2es Functions and Variables for itensor │ │ │ │ │ +,MFskewness_continuous_uniformnd Vamaxima.info-2truContinuous Uniform Random Variablenctiondirect │ │ │ │ │ +maxima.info-2rogFunctions and Variables for Symmetries.ialg_typemaxima.info-2 VaFunctions and Variables for atensor_consfib │ │ │ │ │ +maxima.info-2IONFunctions and Variables for Number Theorygesvd │ │ │ │ │ +algexactmaxima.info-1ionFunctions and Variables for Equations │ │ │ │ │ +maxima.info-2ionFunctions and Variables for itensor-MATCmetricexpandall │ │ │ │ │ +maxima.info-3 GeFunctions and Variables for Unitsunctionzn_primroot_limitor Symmmaxima.info-2 │ │ │ │ │ +Functions and Variables for Number Theoryor Listcontract_edgeraimaxima.info-3a.iFunctions and Variables for graphsr Polysmake │ │ │ │ │ +maxima.info-3a.iString Processing and Vadelete │ │ │ │ │ +maxima.info-1e_tFunctions and Variables for Lists and Vastd_negative_binomialnvimaxima.info-2ntcNegative Binomial Random Variable and Vaidentitymaxima.info-2eriFunctions and Variables for Setslogsimp │ │ │ │ │ +maxima.info-1 VaRoot Exponential and Logarithmic Functionsxima.inatural_unittionmaxima.info-3es Functions and Variables for ezunitsima.ic2cos │ │ │ │ │ +maxima.info-3 VaConvert to sin and cosTPnew_variable │ │ │ │ │ +/Mmaxima.info-3E │ │ │ │ │ +Functions and Variables for to_poly_solveointsizpolar_to_xyima.imaxima.info-1lizFunctions and Variables for Plottingma.ierror_typenctionmaxima.info-2es Functions and Variables for drawstats_numerctionmaxima.info-3es Functions and Variables for statsfo-2 │ │ │ │ │ +maxima.info-2es Functions and Variables for drawpowersetmaxima.info-2 anFunctions and Variables for Setsm1pbranchaxima.imaxima.info-1ionFunctions and Variables for Numbers_geommkdir │ │ │ │ │ +maxima.info-3UOTDirectory operationsiablmakelistmaxima.info-1 │ │ │ │ │ +Functions and Variables for Listsriable poly_addmaxima.info-3a.iFunctions and Variables for grobner Combdefstruct │ │ │ │ │ + /DIMEmaxima.info-1E │ │ │ │ │ +Functions and Variables for Structuresdicontrolledamicalmaxima.info-3siaFunctions and Variables for Quantum_Computing Vastringoutor Setsmaxima.info-1binFunctions and Variables for File Input and OutputVariablin │ │ │ │ │ +maxima.info-2FSFFunctions and Variables for Program Flowpdf_paretomialsMmaxima.info-2e │ │ │ │ │ +Pareto Random Variableonreadcharmaxima.info-3impString Input and Outputpflush1derivima.imaxima.info-2ionFunctions and Variables for itensorima.iquantile_hypergeometricamaxima.info-2tenHypergeometric Random VariableUOmake_graphand Vamaxima.info-3ommFunctions and Variables for graphsxima.idispcon │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for itensorntilepoints_joineda.imaxima.info-2l RFunctions and Variables for drawratfor │ │ │ │ │ +maxima.info-3ionGentran Mode Switchesymmbox │ │ │ │ │ +maxima.info-1ROPFunctions and Variables for Expressions vertex_in_degreemaxima.info-3PROFunctions and Variables for graphsnctionpoly_monomial_order Matrmaxima.info-3ar Functions and Variables for grobner-3 │ │ │ │ │ +taylordepthnd Vamaxima.info-2ineFunctions and Variables for Serieso-2-QUatanh │ │ │ │ │ +maxima.info-1es Trigonometric and Hyperbolic Functionssiechelon │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +/Functions and Variables for Matrices and Linear Algebra ExponentiationQUmaxima.info-1 FoArithmetic operators │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Program Flowpoly_normal_formmaxima.info-3an Functions and Variables for grobnerima.iqty │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for ezunitsnge │ │ │ │ │ +outofpoisfo-2 │ │ │ │ │ +-Qmaxima.info-2 VaFunctions and Variables for Poisson seriesxima.ifactorsumunctionmaxima.info-1es Functions and Variables for Polynomials/berlefacttions │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +-Functions and Variables for Polynomials resolvante_viereraxima.imaxima.info-2domFunctions and Variables for SymmetriesQUlaguerremaxima.info-3es Functions and Variables for orthogonal polynomialsand Vacot │ │ │ │ │ +maxima.info-1ebrTrigonometric and Hyperbolic Functions.ifile_typenuplot maxima.info-1_leFunctions and Variables for File Input and Outputor orthmember │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +/Functions and Variables for Lists and Vaget_unique_vertex_by_labellarformaxima.info-3a.iFunctions and Variables for graphsersUOTfactor_max_degree_print_warningLmaxima.info-1 VaFunctions and Variables for Polynomialsiquad_qawcunctionmaxima.info-1es Functions and Variables for QUADPACKma.iis_biconnectedonmaxima.info-3es Functions and Variables for graphsxima.iradsubstflagtionmaxima.info-1es Functions and Variables for Polynomialsistriml │ │ │ │ │ +maxima.info-3 VaString Processingion Defcharfun2maxima.info-3ionFunctions and Variables for interpold Vaquantile_rayleigher,SETVmaxima.info-2TE │ │ │ │ │ +Rayleigh Random Variablefortran <1>bles maxima.info-3lsTGentran Mode Switchesimasimplify_productsunctionmaxima.info-3es Functions and Variables for solve_reca.istd_betamaxima.info-2 VaBeta Random Variable Funairy_daimaxima.info-1i_sAiry Functions.ikey_pos │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for drawc2sin │ │ │ │ │ +maxima.info-3a.iConvert to sin and cosVanouns │ │ │ │ │ +maxima.info-1l pFunctions and Variables for EvaluationUOperms │ │ │ │ │ +maxima.info-2es Functions and Variables for Combinatoricsete │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dasyik.lisp │ │ │ │ │ binary-gcl/numerical/slatec/dasyik.o > Determines if X is a Maxima negative form: ((mminus ...) ...) │ │ │ │ │ This generally only happens on input forms like a - b: │ │ │ │ │ ((mplus) $a ((mminus) $b)). │ │ │ │ │ After simplification a - b becomes │ │ │ │ │ ((mplus) $a ((mtimes) -1 $b))oSIp │ │ │ │ │ binary-gcl/numerical/slatec/dcsevl.o │ │ │ │ │ @@ -32732,186 +32741,191 @@ │ │ │ │ │ sTEST-END-RUN-TIME │ │ │ │ │ TEST-START-REAL-TIME │ │ │ │ │ TEST-END-REAL-TIME │ │ │ │ │ /* Expected result: */~% │ │ │ │ │ Relational operatorsles std_hypergeometricxima.imaxima.info-2ionHypergeometric Random Variable │ │ │ │ │ /wigner_6jinityESmaxima.info-2 │ │ │ │ │ Functions and Variables for clebsch_gordanxima.i%e_to_numlog Expmaxima.info-1LogRoot Exponential and Logarithmic Functionso-2ST_starplot_descriptionles maxima.info-2andFunctions and Variables for statistical graphsoncolumnvectorles maxima.info-2r │ │ │ │ │ -,Functions and Variables for Matrices and Linear Algebra show_vertex_coloraxima.imaxima.info-3ionFunctions and Variables for graphsxima.imaxima.info-1ionPlotting Optionsflatten │ │ │ │ │ -maxima.info-2geoFunctions and Variables for Setsfacsum_combine Fmaxima.info-3) │ │ │ │ │ -Package facexpOTguess_exact_valueiables maxima.info-3ineFunctions and Variables for pslqnthroot │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Equationsa.istd_binomialtionmaxima.info-2es Binomial Random Variablefrom_adjacency_matrix │ │ │ │ │ --Qmaxima.info-3 VaFunctions and Variables for graphsxima.irandom_student_tmaxima.info-2es Student's t Random VariableUBLISvertex_type-3QUOmaxima.info-3n VFunctions and Variables for graphsxima.iharmonicmaxima.info-3 VaPackage functsncuriem) │ │ │ │ │ -maxima.info-2cteFunctions and Variables for ctensorctionpathname_directoryr grapmaxima.info-1) │ │ │ │ │ -Functions and Variables for File Input and Outputrentialaf │ │ │ │ │ -maxima.info-26suFunctions and Variables for atensorUtilict_coordsysyptogmaxima.info-2m_bFunctions and Variables for ctensorndom ctaypov │ │ │ │ │ -maxima.info-2i_cFunctions and Variables for ctensornd Vasmax8) │ │ │ │ │ -maxima.info-2FunFunctions and Variables for descriptive statisticsnctionytics_rotateles maxima.info-2FunFunctions and Variables for drawscaled_bessel_i0maxima.info-1LogBessel Functionspdf_weibulltranpmaxima.info-2a.iWeibull Random Variableefillarraycaled_bmaxima.info-1a.iFunctions and Variables for Arraystric_rifr │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for itensorrt │ │ │ │ │ -maxima.info-3ionFunctions and Variables for graphsositiobf_fft │ │ │ │ │ -maxima.info-1TE │ │ │ │ │ -Functions and Variables for fast Fourier transformnctioncov │ │ │ │ │ -maxima.info-2olyFunctions and Variables for descriptive statisticsables oddp8) │ │ │ │ │ -maxima.info-1tioFunctions and Variables for Numbers-2DUClopow) │ │ │ │ │ -maxima.info-1es Functions and Variables for PolynomialsTop │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Expressions │ │ │ │ │ -quantile_exp2 │ │ │ │ │ --maxima.info-2 VaExponential Random Variablemmel │ │ │ │ │ -sparse6_encode │ │ │ │ │ -maxima.info-3onsFunctions and Variables for graphsnctiondomxexptmaxima.info-2rapFunctions and Variables for Matrices and Linear Algebraognuplot_dumb_term_commandunctionmaxima.info-1es Gnuplot Optionsrlog_gammanuplot_maxima.info-1andGamma and Factorial FunctionsnsRdraw_graphxima.imaxima.info-3ionFunctions and Variables for graphso-2TE │ │ │ │ │ -random_networkVamaxima.info-3tenFunctions and Variables for graphso-2UOTpdf_poissonnd Vamaxima.info-2ymmPoisson Random Variablerevenp) │ │ │ │ │ -maxima.info-1NAMFunctions and Variables for Numbersp/$TRnpv │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for financeima.iharmonic_numbertmaxima.info-3onsFunctions and Variables for solve_reca.irandom_bernoullimaxima.info-2es Bernoulli Random VariabletrixMENdeftaylorfo-2FUNmaxima.info-2 VaFunctions and Variables for Seriesgebra,graph_eigenvaluesaxima.imaxima.info-3ionFunctions and Variables for graphsionDUCskewness_normalPmaxima.info-2 │ │ │ │ │ -/$Normal Random Variables poly_depends_piomaxima.info-3nUCFunctions and Variables for grobnerbles bdvac) │ │ │ │ │ -maxima.info-2ro Functions and Variables for ctensorctionntermst │ │ │ │ │ -maxima.info-2uleFunctions and Variables for ctensor-2-COvar_paretoand Vamaxima.info-2escPareto Random VariableTEzeromatrixartOPTmaxima.info-2 │ │ │ │ │ -Functions and Variables for Matrices and Linear AlgebraTlg │ │ │ │ │ -maxima.info-2oliFunctions and Variables for ctensorteP │ │ │ │ │ -skewness_fo-1EE_maxima.info-2 VaF Random Variableants-QUsymmdifference.imaxima.info-2ionFunctions and Variables for Setsset_plot_option │ │ │ │ │ -maxima.info-1 │ │ │ │ │ --QFunctions and Variables for PlottingsUN │ │ │ │ │ -orthopoly_weightmaxima.info-3 │ │ │ │ │ - Functions and Variables for orthogonal polynomialsby_luN%phi8) │ │ │ │ │ -maxima.info-1ionFunctions and Variables for ConstantsTE │ │ │ │ │ -ordergreatplete_maxima.info-1 │ │ │ │ │ -Functions and Variables for Expressionscfeaturesmaxima.info-1matFunctions and Variables for PropertiesVamnewton │ │ │ │ │ -maxima.info-3ST-Functions and Variables for mnewtonctionassume │ │ │ │ │ -maxima.info-1tenFunctions and Variables for Factsfo-1 │ │ │ │ │ -/Irootsconmoded Vamaxima.info-1quaFunctions and Variables for EquationsTY │ │ │ │ │ -vandermonde_matrixables maxima.info-3) │ │ │ │ │ -Functions and Variables for linearalgebraor drawfilename_mergetemaxima.info-1UOTFunctions and Variables for File Input and Outputeometrithetaresolutionimaxima.info-3ge Visualization with VTKiprisch) │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,Functions and Variables for Integration get_tex_environmentke yomaxima.info-1 'pFunctions and Variables for TeX Output │ │ │ │ │ -/us_ascii_onlya.imaxima.info-3ionCharactersables Assignment operator (evaluates left-hand side).imaxima.info-1ionAssignment operatorsbinacone8) │ │ │ │ │ -maxima.info-3lseVisualization with VTK.ifv │ │ │ │ │ -maxima.info-3n VFunctions and Variables for financettingcbffac │ │ │ │ │ -maxima.info-1a.iGamma and Factorial Functionses shortest_weighted_pathonmaxima.info-3astFunctions and Variables for graphsand Vaxy_file │ │ │ │ │ -maxima.info-2NORFunctions and Variables for drawmean_laplaceIntemaxima.info-2degLaplace Random VariableEgendecs <1>nd Vamaxima.info-3iffFunctions for Gentranerprandom_bipartite_graphRRmaxima.info-3 VaFunctions and Variables for graphstp_dentr_array_as_ref/maxima.info-2TVVFunctions and Variables for Function Definitionhatan_contractTVVmaxima.info-3E │ │ │ │ │ -Contract atan Functions dimacs_import │ │ │ │ │ --maxima.info-3-IMFunctions and Variables for graphsables lu_backsubDOCUMEmaxima.info-3VFUFunctions and Variables for linearalgebraor Limissearch │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -String Processingunctionweyl8) │ │ │ │ │ -maxima.info-2ineFunctions and Variables for ctensorima.ibeta_incomplete_regularizedbles maxima.info-1os │ │ │ │ │ -Gamma and Factorial Functions Vaapply2 │ │ │ │ │ -maxima.info-2eriFunctions and Variables for Rules and PatternsVacapping <1> algemaxima.info-3onsVisualization with VTK.idisplay2dunctionmaxima.info-1es Functions and Variables for Display │ │ │ │ │ -/$Eshow_vertices │ │ │ │ │ -maxima.info-3c RFunctions and Variables for graphsxima.iLogical disjunctiont andmaxima.info-1conLogical operatorsfo-3TE │ │ │ │ │ -find_root_abs Vamaxima.info-1robFunctions for numerical solution of equationsionbacktraceiables maxima.info-2 │ │ │ │ │ -Functions and Variables for Program Flowasksign │ │ │ │ │ -maxima.info-1quaFunctions and Variables for Factsfo-3pleregion │ │ │ │ │ -maxima.info-2es Functions and Variables for drawincreasingintervmaxima.info-1a.iFunctions and Variables for Propertiesthcdf_rank_sumomiamaxima.info-3phiFunctions and Variables for special distributionsaxima.iremove_vertexionmaxima.info-3es Functions and Variables for graphsrlson_%union │ │ │ │ │ -maxima.info-3ME │ │ │ │ │ -Functions and Variables for to_poly_solvegrals5Ctrigfactorcro tomaxima.info-3s tFactor Sums of sin and cos FunctionsTE │ │ │ │ │ - transform_xyma.imaxima.info-1ionPlotting Optionsxaxis_typesionsMmaxima.info-2a.iFunctions and Variables for drawlmxchar │ │ │ │ │ -maxima.info-2ntpFunctions and Variables for Matrices and Linear Algebrabresolutionabel_smaxima.info-3a.iVisualization with VTKVaasin8) │ │ │ │ │ -maxima.info-1w │ │ │ │ │ -Trigonometric and Hyperbolic Functionsamcompose_functionsfo-2QUOmaxima.info-3 VaFunctions and Variables for to_poly_solverigonomishow) │ │ │ │ │ -maxima.info-2FunFunctions and Variables for itensorctioninverse_jacobi_cnor Serimaxima.info-1n │ │ │ │ │ -Functions and Variables for Elliptic Functionseninverse_jacobi_ncaxima.imaxima.info-1ionFunctions and Variables for Elliptic Functions-Qratexpandfo-1 │ │ │ │ │ -,maxima.info-1 VaFunctions and Variables for PolynomialsTsame_xy │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,MPlotting Optionsplanar_embeddingmaxima.info-3a.iFunctions and Variables for graphsxima.ialgfac │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for algebraic extensionsmultinomialnd Vamaxima.info-2xprFunctions and Variables for SymmetriesUOtriangularize Vamaxima.info-2tenFunctions and Variables for Matrices and Linear Algebra partitionr Theormaxima.info-1racFunctions and Variables for Expressions zerofor │ │ │ │ │ -maxima.info-3/$MFunctions and Variables for linearalgebraRandom gnuplot_curve_titlesma.imaxima.info-1ionGnuplot Options %s │ │ │ │ │ -maxima.info-1miaBessel Functionsmean8) │ │ │ │ │ -maxima.info-2TVVele2pui │ │ │ │ │ -maxima.info-2es pui2ele │ │ │ │ │ +,Functions and Variables for Matrices and Linear Algebra show_vertex_coloraxima.imaxima.info-3ionFunctions and Variables for graphsxima.igrid8) │ │ │ │ │ +maxima.info-1 VaPlotting Optionsflatten │ │ │ │ │ +maxima.info-2c_sFunctions and Variables for Setsfacsum_combinensmaxima.info-3a.iPackage facexponguess_exact_valueor Commmaxima.info-3ay_Functions and Variables for pslqnthroot │ │ │ │ │ +maxima.info-1es Functions and Variables for Equations-MAstd_binomiald Vamaxima.info-2olyBinomial Random Variablefrom_adjacency_matrixionmaxima.info-3es Functions and Variables for graphso-1OTErandom_student_tmaxima.info-2quaStudent's t Random Variableima.ivertex_typetran maxima.info-3lesFunctions and Variables for graphso-2! │ │ │ │ │ +harmonicmaxima.info-3es Package functsefuriem) │ │ │ │ │ +maxima.info-2ponFunctions and Variables for ctensornd Vapathname_directoryN │ │ │ │ │ +-Qmaxima.info-1a.iFunctions and Variables for File Input and OutputEquatioaf │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +,SFunctions and Variables for atensors forct_coordsyshy724maxima.info-2alVFunctions and Variables for ctensoriablectaypov │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for ctensorbles smax8) │ │ │ │ │ +maxima.info-2s │ │ │ │ │ +Functions and Variables for descriptive statisticsand Vaytics_rotateEllimaxima.info-2s │ │ │ │ │ +Functions and Variables for drawscaled_bessel_i0maxima.info-1micBessel Functionspdf_weibull,SETVmaxima.info-2TE │ │ │ │ │ +Weibull Random VariableQfillarrayssel_i1maxima.info-1V │ │ │ │ │ +Functions and Variables for Arraysresentifr │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +,Functions and Variables for itensorima.iredraw │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for graphs │ │ │ │ │ +,SETVbf_fft │ │ │ │ │ +maxima.info-1g IFunctions and Variables for fast Fourier transformand Vacov │ │ │ │ │ +maxima.info-2ls-Functions and Variables for descriptive statisticsr Diffoddp8) │ │ │ │ │ +maxima.info-1REDFunctions and Variables for Numbersctionlopow) │ │ │ │ │ +maxima.info-1ataFunctions and Variables for Polynomialsiop │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Expressionsiquantile_exptionmaxima.info-2es Exponential Random Variableima.isparse6_encode Fmaxima.info-3e_gFunctions and Variables for graphsand Vadomxexptmaxima.info-2RESFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ +gnuplot_dumb_term_command and Vamaxima.info-1umbGnuplot OptionsIlog_gammavg_termmaxima.info-1a.iGamma and Factorial Functions) │ │ │ │ │ +draw_grapho-1/S │ │ │ │ │ +maxima.info-3 NuFunctions and Variables for graphsnctionrandom_networks maxima.info-3EDUFunctions and Variables for graphsnctionpdf_poissonbles maxima.info-2s │ │ │ │ │ +-Poisson Random Variable-evenp) │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Numberssel_jnpv │ │ │ │ │ +maxima.info-3l FFunctions and Variables for finance-1or harmonic_numberfmaxima.info-3g IFunctions and Variables for solve_recImprandom_bernoullimaxima.info-2xprBernoulli Random Variableaxima.ideftaylorunctionmaxima.info-2es Functions and Variables for Seriesandardgraph_eigenvaluesfo-2 │ │ │ │ │ +Gmaxima.info-3 VaFunctions and Variables for graphshancedskewness_normalimaxima.info-2ionNormal Random Variableawpoly_depends_palmaxima.info-3a.iFunctions and Variables for grobner to_pbdvac) │ │ │ │ │ +maxima.info-2_ruFunctions and Variables for ctensornd Vantermst │ │ │ │ │ +maxima.info-2 PaFunctions and Variables for ctensorctionvar_paretoables maxima.info-2ve Pareto Random Variableeazeromatrixxima.imaxima.info-2ionFunctions and Variables for Matrices and Linear Algebrailg │ │ │ │ │ +maxima.info-2indFunctions and Variables for ctensorima.iskewness_fnctionmaxima.info-2es F Random Variableoom8) │ │ │ │ │ +symmdifferenceOGmaxima.info-2 VaFunctions and Variables for Setsset_plot_optionimaxima.info-1ionFunctions and Variables for Plotting_digorthopoly_weightmaxima.info-3ionFunctions and Variables for orthogonal polynomialsxima.i%phi8) │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Constantsincordergreatperalimaxima.info-1a.iFunctions and Variables for Expressions featuresmaxima.info-1 ,DFunctions and Variables for Propertiess mnewton │ │ │ │ │ +maxima.info-3atuFunctions and Variables for mnewtonnd Vaassume │ │ │ │ │ +maxima.info-1IDEFunctions and Variables for Factsunctionrootsconmodeles maxima.info-1RO │ │ │ │ │ +Functions and Variables for Equationsionvandermonde_matrixr drawmaxima.info-3a.iFunctions and Variables for linearalgebraamma_infilename_mergearmaxima.info-1a.iFunctions and Variables for File Input and OutputME │ │ │ │ │ +-thetaresolution │ │ │ │ │ +maxima.info-3s/$Visualization with VTK-Qrisch) │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Integration get_tex_environmentima.imaxima.info-1ionFunctions and Variables for TeX Output │ │ │ │ │ +us_ascii_only │ │ │ │ │ +-Pmaxima.info-3 VaCharactersr LimiAssignment operator (evaluates left-hand side)e/maxima.info-1 VaAssignment operatorsnputcone8) │ │ │ │ │ +maxima.info-3rtlVisualization with VTKORfv │ │ │ │ │ +maxima.info-3lesFunctions and Variables for financetionscbffac │ │ │ │ │ +maxima.info-1,SEGamma and Factorial Functionsiscshortest_weighted_pathNDmaxima.info-3ys │ │ │ │ │ +Functions and Variables for graphsables xy_file │ │ │ │ │ +maxima.info-2tegFunctions and Variables for drawmean_laplacesUOTmaxima.info-2SETLaplace Random Variablengendecs <1>bles maxima.info-3iatFunctions for Gentran-QUrandom_bipartite_graphonmaxima.info-3es Functions and Variables for graphs_coefftr_array_as_refimaxima.info-2ionFunctions and Variables for Function Definitionratan_contracta.imaxima.info-3ionContract atan Functionspdimacs_importatcmaxima.info-3a.iFunctions and Variables for graphsr graplu_backsubospitamaxima.info-3a.iFunctions and Variables for linearalgebras,MC │ │ │ │ │ +maxima.info-3a.iString Processing and Vaweyl8) │ │ │ │ │ +maxima.info-2ebrFunctions and Variables for ctensor-2QUObeta_incomplete_regularized drawmaxima.info-1a.iGamma and Factorial Functionses apply2 │ │ │ │ │ +maxima.info-2ESTFunctions and Variables for Rules and Patternss capping <1>ic exmaxima.info-3egrVisualization with VTKE │ │ │ │ │ +display2d and Vamaxima.info-1rapFunctions and Variables for Displayima.ishow_verticesgeomaxima.info-3 VaFunctions and Variables for graphso-3ERYLogical disjunctiontput │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +/PLogical operatorsunctionfind_root_abses maxima.info-1TE │ │ │ │ │ +Functions for numerical solution of equations Vabacktraceor grapmaxima.info-2olvFunctions and Variables for Program Flowasksign │ │ │ │ │ +maxima.info-1PUTFunctions and Variables for Factsunctionregion │ │ │ │ │ +maxima.info-2ineFunctions and Variables for drawincreasingsSOME-maxima.info-1 │ │ │ │ │ +Functions and Variables for Properties pcdf_rank_sum2 │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for special distributionsfo-1 │ │ │ │ │ +remove_vertex Vamaxima.info-3astFunctions and Variables for graphsCRO* │ │ │ │ │ +maxima.info-3ionFunctions and Variables for to_poly_solveewcontetrigfactorxima.imaxima.info-3ionFactor Sums of sin and cos Functionst) │ │ │ │ │ +transform_xy1 │ │ │ │ │ +-Cmaxima.info-1 VaPlotting Optionsxaxis_type_u8) │ │ │ │ │ +maxima.info-2ST │ │ │ │ │ +Functions and Variables for drawlmxchar │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +-Functions and Variables for Matrices and Linear AlgebraSresolutionondarymaxima.info-3UOTVisualization with VTKs asin8) │ │ │ │ │ +maxima.info-1a.iTrigonometric and Hyperbolic Functions,Scompose_functionsunctionmaxima.info-3es Functions and Variables for to_poly_solvetric anishow) │ │ │ │ │ +maxima.info-2sOTFunctions and Variables for itensornd Vainverse_jacobi_cnsnd: ~:maxima.info-1a.iFunctions and Variables for Elliptic Functions │ │ │ │ │ +inverse_jacobi_ncfo-1 │ │ │ │ │ +-maxima.info-1 VaFunctions and Variables for Elliptic Functions.iratexpandunctionmaxima.info-1es Functions and Variables for Polynomials │ │ │ │ │ +maxima.info-1lizPlotting Optionsplanar_embeddingmaxima.info-3SORFunctions and Variables for graphso-3P-Dalgfac │ │ │ │ │ +maxima.info-1es Functions and Variables for algebraic extensionsmultinomialbles maxima.info-2nsEFunctions and Variables for Symmetriesontriangularizees maxima.info-2 │ │ │ │ │ +-axima.imaxima.info-1ionFunctions and Variables for Displaytograquad_controlnIX maxima.info-1PL Functions and Variables for QUADPACKcal multiplot_modeicmaxima.info-2P │ │ │ │ │ -Functions and Variables for drawmode_check_errorpaxima.imaxima.info-2ionFunctions and Variables for Function DefinitionEpoly_elimination_order_nmaxima.info-3sSTFunctions and Variables for grobnerbles fullratsubstheormaxima.info-1 │ │ │ │ │ -Functions and Variables for Polynomialscrandom_permutationxima.imaxima.info-2ionFunctions and Variables for Setsinverse_jacobi_csfo-1 │ │ │ │ │ -maxima.info-1 anFunctions and Variables for Elliptic Functions.iinverse_jacobi_sc and Vamaxima.info-1xprFunctions and Variables for Elliptic FunctionsVaintervalpor ctenmaxima.info-3 │ │ │ │ │ -Functions and Variables for orthogonal polynomialss │ │ │ │ │ -/LPcontextsmaxima.info-1ETVFunctions and Variables for Factsaxima.imean_general_finite_discreteles maxima.info-2ETVGeneral Finite Discrete Random Variableakurtosis_discrete_uniformDDR │ │ │ │ │ - ,maxima.info-2QUODiscrete Uniform Random Variablexrange_secondarymaxima.info-2mpiFunctions and Variables for drawy_voxel │ │ │ │ │ -maxima.info-2-LIFunctions and Variables for drawstruve_hmaxima.info-1eX Struve Functionslsetq │ │ │ │ │ -maxima.info-3/OPGentran Evaluation Formsclebsch_gordan │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for clebsch_gordanlumnswexpintexpandma.imaxima.info-1ionExponential Integralsinequad_qawfUOTE │ │ │ │ │ -/maxima.info-1a.iFunctions and Variables for QUADPACKctenassume_poslti_pumaxima.info-1a.iFunctions and Variables for Factsor Symmpdf_signed_rank_maxima.info-3a.iFunctions and Variables for special distributionsput │ │ │ │ │ -poly_grobner1UTPmaxima.info-3 VaFunctions and Variables for grobnerima.if90_output_line_length_maxables maxima.info-3TE │ │ │ │ │ -Package f90ima.iinfix │ │ │ │ │ -maxima.info-1onsUser defined operatorsPEfirstn │ │ │ │ │ -maxima.info-1es Functions and Variables for Listsrigonomglobalsolveyperbmaxima.info-1sUOFunctions and Variables for Equations Vahgfred │ │ │ │ │ -maxima.info-1ROPHypergeometric Functionsvar │ │ │ │ │ -maxima.info-2ionFunctions and Variables for descriptive statisticso-1 │ │ │ │ │ -maxima.info-3_flFunctions and Variables for lapackand Vagammalimmaxima.info-1 │ │ │ │ │ --Gamma and Factorial Functionsionblock │ │ │ │ │ -maxima.info-2eX Functions and Variables for Function Definitioniread_xpmmaxima.info-3e mFunctions and Variables for pictureshmettestsuite_filesTmaxima.info-1QUOFunctions and Variables for Bug Detection and ReportingdRz │ │ │ │ │ -maxima.info-3efmFunctions and Variables for Quantum_Computinges ps_file │ │ │ │ │ -maxima.info-1ar Plotting Optionserrormsg <1>1MSImaxima.info-2 FuFunctions and Variables for Program Flowkurtosis_noncentral_student_tetsmaxima.info-2ionNoncentral Student's t Random Variables windowtitles andmaxima.info-3raAVisualization with VTK.iindices │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for itensor/ARGPpdf_gammafo-2ETVmaxima.info-2 VaGamma Random Variablegexldisp │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Display │ │ │ │ │ --QUOmean_normalgistimaxima.info-2a.iNormal Random Variablem pdf_normald_big_maxima.info-2a.iNormal Random VariableVaadjoint │ │ │ │ │ -maxima.info-2r-QFunctions and Variables for Matrices and Linear AlgebraMzn_nth_rootensiomaxima.info-2a.iFunctions and Variables for Number Theoryts │ │ │ │ │ -/PUTfile_search_maximaxima.imaxima.info-1ionFunctions and Variables for File Input and Outputaxima.iicosahedron_graph and Vamaxima.info-3olyFunctions and Variables for graphsnctionelem │ │ │ │ │ -maxima.info-2ileFunctions and Variables for Symmetries │ │ │ │ │ --inference_resultmaxima.info-3 VaFunctions and Variables for inference_result │ │ │ │ │ -/Ntlimit │ │ │ │ │ -maxima.info-1ionFunctions and Variables for LimitsETVV │ │ │ │ │ -Rpoly_primary_elimination_order │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for grobnerobi_ntaylor │ │ │ │ │ -maxima.info-2N-DFunctions and Variables for Seriesic Funele2polynome_binmaxima.info-2a.iFunctions and Variables for Symmetriesnapolynome2ele outmaxima.info-2ispFunctions and Variables for SymmetriesVaexptdispflagalt-maxima.info-1norFunctions and Variables for Displaynd Valast │ │ │ │ │ -maxima.info-1DR │ │ │ │ │ -Functions and Variables for Lists and Vakurtosis_noncentral_chi2maxima.info-2s │ │ │ │ │ -Noncentral Chi-squared Random Variables remcompsmaxima.info-2um │ │ │ │ │ -Functions and Variables for itensorbles Previous result in compound expression.imaxima.info-1ionFunctions and Variables for Command Linewc_tolappend2ISTmaxima.info-3 VaFunctions and Variables for wrstcseebra-nzetai │ │ │ │ │ -maxima.info-1 │ │ │ │ │ --Functions and Variables for Special Functionss /quantile_f │ │ │ │ │ --PRmaxima.info-2V │ │ │ │ │ -F Random Variableiables prederrorces andmaxima.info-2ratFunctions and Variables for Program Flowmaxexpprintlens maxima.info-3 │ │ │ │ │ -Gentran Option Variableslabels <1>o-3OTEmaxima.info-1 VaFunctions and Variables for Command Linefullmaplmaxima.info-2a.iFunctions and Variables for Function Definition Greater than or equala.imaxima.info-1 │ │ │ │ │ +maxima.info-1ineFunctions and Variables for Listsunctionalgebraiciables maxima.info-1ineFunctions and Variables for Polynomialsngr3d │ │ │ │ │ +maxima.info-2nfeFunctions and Variables for drawdecode_time-2 │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Runtime Environmentnfourintcosables maxima.info-2sTIFunctions and Variables for Fourier seriesables min_vertex_cute_maxima.info-3EMOFunctions and Variables for graphsables polydecompic Funmaxima.info-1se_Functions and Variables for Polynomialsnpostsubscriptes maxima.info-1FunFunctions and Variables for Display-3/OPtree_reducej │ │ │ │ │ +maxima.info-1IMEFunctions and Variables for Listsiables pointsize-text imaxima.info-3ut │ │ │ │ │ +Visualization with VTK │ │ │ │ │ +-infolists and Vamaxima.info-1ropFunctions and Variables for Command Linericci │ │ │ │ │ +maxima.info-2uleFunctions and Variables for ctensor-1EAMtreinat │ │ │ │ │ +maxima.info-2es Functions and Variables for Symmetriesticoth │ │ │ │ │ +maxima.info-1RSETrigonometric and Hyperbolic Functionsaltensorkillithmicmaxima.info-2 │ │ │ │ │ +Functions and Variables for ctensornd Vastd_geometricontmaxima.info-2mulGeometric Random Variableunctioncdf_weibullbles maxima.info-2ECRWeibull Random VariableOperm_inverse2NEImaxima.info-2i-sFunctions and Variables for Combinatoricsfo-1UOTstaircase and Vamaxima.info-3ispGraphical analysis of discrete dynamical systemscartesian_product_listSFmaxima.info-2a.iFunctions and Variables for Setscdf_negative_binomiala.imaxima.info-2ionNegative Binomial Random Variablessumesceliminateaxima.imaxima.info-1ionFunctions and Variables for Polynomialspmultiplicative │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Simplification_unitsgentranpopo-3F-Omaxima.info-3 VaFunctions for Gentran │ │ │ │ │ +/cframe_flagima.imaxima.info-2ionFunctions and Variables for ctensorer's prompt │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +,Functions and Variables for Command Linedefine_oppropertyaxima.imaxima.info-1ionFunctions and Variables for Simplificationo-3 │ │ │ │ │ +quantile_normalamaxima.info-2tirNormal Random VariableTOresolvanteo-2S │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Symmetries │ │ │ │ │ +harmonic_meana.imaxima.info-2atiFunctions and Variables for descriptive statisticsxima.ideterminantbull maxima.info-2leOFunctions and Variables for Matrices and Linear AlgebranpolytocompanionUmaxima.info-3 │ │ │ │ │ +,Functions and Variables for linearalgebraean_betinvert │ │ │ │ │ +maxima.info-2M │ │ │ │ │ +Functions and Variables for Matrices and Linear Algebraigraph_sizendom Nmaxima.info-3ot_Functions and Variables for graphsuplot gnuplot_restarttmaxima.info-1a.iGnuplot_pipes Format FunctionsspRy │ │ │ │ │ +maxima.info-3 caFunctions and Variables for Quantum_ComputingTE │ │ │ │ │ +maxima.info-3TE │ │ │ │ │ +Gentran Mode Switcheser_define_variableimaxima.info-2ionFunctions and Variables for Function Definitioncxrange │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for drawpoly_grobner_equalad_qawmaxima.info-3a.iFunctions and Variables for grobner QUADairy_dbimaxima.info-1a.iAiry Functionsonytics_axisables maxima.info-2ve Functions and Variables for drawstd_f │ │ │ │ │ +maxima.info-29 │ │ │ │ │ +F Random Variableuared Rprops │ │ │ │ │ +maxima.info-12bfFunctions and Variables for Propertiess jacobianmaxima.info-3r fo-2T-Amaxima.info-1 VaFunctions and Variables for Displayescriquad_controlma.imaxima.info-1ionFunctions and Variables for QUADPACKhsOMmultiplot_mode.imaxima.info-2ionFunctions and Variables for drawmode_check_errorpfo-2 │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Function Definitiongpoly_elimination_orderofmaxima.info-3a.iFunctions and Variables for grobner Numbfullratsubst/$POmaxima.info-1a.iFunctions and Variables for PolynomialsPrandom_permutationo-1-QUmaxima.info-2 VaFunctions and Variables for Setsinverse_jacobi_csrigonommaxima.info-1erbFunctions and Variables for Elliptic FunctionsL │ │ │ │ │ +inverse_jacobi_sciables maxima.info-1nsUFunctions and Variables for Elliptic Functionss intervalpor │ │ │ │ │ +-Dmaxima.info-3a.iFunctions and Variables for orthogonal polynomialsnkel_2contextsmaxima.info-1l FFunctions and Variables for Factsfo-3IX │ │ │ │ │ +mean_general_finite_discretegrapmaxima.info-2derGeneral Finite Discrete Random Variable kurtosis_discrete_uniformetdiffemaxima.info-2a.iDiscrete Uniform Random Variablexrange_secondarymaxima.info-2a.iFunctions and Variables for drawy_voxel │ │ │ │ │ +maxima.info-2t │ │ │ │ │ +Functions and Variables for drawstruve_hmaxima.info-1tP │ │ │ │ │ +Struve Functionslsetq │ │ │ │ │ +maxima.info-3ionGentran Evaluation Formsclebsch_gordand │ │ │ │ │ +maxima.info-2/$AFunctions and Variables for clebsch_gordan │ │ │ │ │ +/$ANexpintexpand3/ARmaxima.info-1 VaExponential Integralsebrquad_qawfr │ │ │ │ │ +maxima.info-1-T │ │ │ │ │ +Functions and Variables for QUADPACKE │ │ │ │ │ +/assume_pos │ │ │ │ │ +-QUmaxima.info-1ME │ │ │ │ │ +Functions and Variables for FactstriesD │ │ │ │ │ +pdf_signed_rank,maxima.info-3-QUFunctions and Variables for special distributionsaxima.ipoly_grobnertionmaxima.info-3es Functions and Variables for grobner-1,FUf90_output_line_length_maxr Plotmaxima.info-3d │ │ │ │ │ +Package f90-1-DEinfix │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +User defined operatorsonfirstn │ │ │ │ │ +maxima.info-1rawFunctions and Variables for Liststric anglobalsolvec Funmaxima.info-1nlyFunctions and Variables for Equationses hgfred │ │ │ │ │ +maxima.info-1e_pHypergeometric Functionsvar │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for descriptive statisticsruve Fdgemm │ │ │ │ │ +maxima.info-3ls Functions and Variables for lapackables gammalimmaxima.info-1 │ │ │ │ │ +Gamma and Factorial Functions Vablock │ │ │ │ │ +maxima.info-2t/OFunctions and Variables for Function Definitionsread_xpmmaxima.info-3licFunctions and Variables for picturesperatestsuite_filesimaxima.info-1a.iFunctions and Variables for Bug Detection and Reporting Rz │ │ │ │ │ +maxima.info-3E │ │ │ │ │ + Functions and Variables for Quantum_Computingatrps_file │ │ │ │ │ +maxima.info-1raSPlotting Optionserrormsg <1>inatmaxima.info-2ns │ │ │ │ │ +Functions and Variables for Program Flowkurtosis_noncentral_student_txexmaxima.info-2a.iNoncentral Student's t Random Variabletrwindowtitlenear maxima.info-3ratVisualization with VTK-Qindices │ │ │ │ │ +maxima.info-2es Functions and Variables for itensorima.ipdf_gammaunctionmaxima.info-2es Gamma Random Variablea.ildisp │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Displaytosismean_normalE │ │ │ │ │ +,maxima.info-2OTENormal Random Variablelepdf_normalime-QUmaxima.info-2IX │ │ │ │ │ +Normal Random Variables adjoint │ │ │ │ │ +maxima.info-2sisFunctions and Variables for Matrices and Linear Algebra_zn_nth_rootT* │ │ │ │ │ +maxima.info-2HFIFunctions and Variables for Number Theoryode_decfile_search_maximao-2QUOmaxima.info-1 VaFunctions and Variables for File Input and Outputfo-1 │ │ │ │ │ +-Qicosahedron_graphiables maxima.info-3lsTFunctions and Variables for graphsand Vaelem │ │ │ │ │ +maxima.info-2t aFunctions and Variables for Symmetries.iinference_resultmaxima.info-3es Functions and Variables for inference_resultma.itlimit │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Limitscobi_dpoly_primary_elimination_orderonmaxima.info-3es Functions and Variables for grobner │ │ │ │ │ +-QUtaylor │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Seriesions │ │ │ │ │ +ele2polynomelistmaxima.info-2-IMFunctions and Variables for Symmetriesutpolynome2ele │ │ │ │ │ + maxima.info-2 │ │ │ │ │ +Functions and Variables for Symmetriess exptdispflaglaySmaxima.info-1yUOFunctions and Variables for Displaybles last │ │ │ │ │ +maxima.info-1un │ │ │ │ │ +Functions and Variables for Listsiables kurtosis_noncentral_chi2maxima.info-2a.iNoncentral Chi-squared Random Variableogremcompsmaxima.info-2a.iFunctions and Variables for itensor SumsPrevious result in compound expression │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Command Linewc_tolappendtionmaxima.info-3es Functions and Variables for wrstcseprulenzetai │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Special Functionsatrquantile_fxima.imaxima.info-2ionF Random Variableor MatrprederrorLinear maxima.info-2agrFunctions and Variables for Program Flowmaxexpprintlenenmaxima.info-3icaGentran Option Variableslabels <1>nctionmaxima.info-1es Functions and Variables for Command Linefullmaplmaxima.info-2/DIFunctions and Variables for Function DefinitioneGreater than or equalPR │ │ │ │ │ +maxima.info-1 │ │ │ │ │ The ECASE key value ~s is illegal. │ │ │ │ │ The GO tag ~s is missing. │ │ │ │ │ The GO tag ~s is not established. │ │ │ │ │ newdet: Matrix must be square; found ~M rows, ~M columns.` │ │ │ │ │ REST-ARGS29215 │ │ │ │ │ ~M: expected exactly ~M arguments but got ~M: ~Mpermanent: Matrix must be square; found ~M rows, ~M columns. │ │ │ │ │ newdet: matrix must be 50 by 50 or smaller; found size: ~M │ │ │ │ │ @@ -33035,98 +33049,94 @@ │ │ │ │ │ gamma: overflow in GAMMA-LANCZOS. │ │ │ │ │ gamma: overflow in GAMMAFLOAT. │ │ │ │ │ Implementation for $EMATRIX │ │ │ │ │ Functions and Variables for Constantsinemaxima.info-3 VaFunctions and Variables for graphsxima.izn_invert_by_lunmaxima.info-2es Functions and Variables for Number Theoryfo-1OTEbeta_incomplete_generalized Commmaxima.info-1egaGamma and Factorial Functionst ~lsquares_estimatesRandommaxima.info-3,SEFunctions and Variables for lsquarestionscurvatureables maxima.info-2 │ │ │ │ │ Functions and Variables for ctensorbel RsolveradcanbleD_maxima.info-1 │ │ │ │ │ Functions and Variables for Equationsomplabel <1>dges │ │ │ │ │ maxima.info-2 │ │ │ │ │ --Functions and Variables for drawmaxima.info-2 │ │ │ │ │ -Functions and Variables for drawgamma_incomplete_regularizedix │ │ │ │ │ -maxima.info-1ER-Gamma and Factorial Functionspangeometricaxima.imaxima.info-3ionPackage functss barsplot_descriptionlag │ │ │ │ │ -maxima.info-2E │ │ │ │ │ -Functions and Variables for statistical graphs │ │ │ │ │ -flower_snark1QUOmaxima.info-3 VaFunctions and Variables for graphs │ │ │ │ │ - /IMPgruntz │ │ │ │ │ -maxima.info-1an Functions and Variables for Limitsxima.iwrite_binary_data and Vamaxima.info-3rogFunctions and Variables for binary input and outputions │ │ │ │ │ -minfortlinelen.imaxima.info-3ionGentran Option Variableszlabel │ │ │ │ │ -maxima.info-1tioPlotting Optionsaskexp │ │ │ │ │ -maxima.info-290 │ │ │ │ │ -Functions and Variables for Miscellaneous Optionsfo-3PR │ │ │ │ │ -use_fast_arraysamaxima.info-1rthFunctions and Variables for Arraysplus │ │ │ │ │ -expintegral_siINmaxima.info-1lifExponential Integralstiederivdegreebergtmaxima.info-1a.iFunctions and Variables for Differentiation to cscatterplotima.imaxima.info-2ionFunctions and Variables for statistical graphs │ │ │ │ │ -ratp_dense_coeffsrigonommaxima.info-3erbFunctions and Variables for ratpowxima.icuboctahedron_graphnd Vamaxima.info-3atrFunctions and Variables for graphs$BF_FImax_matching3OTEmaxima.info-3 │ │ │ │ │ -Functions and Variables for graphsric anlhospitallim Funmaxima.info-1gamFunctions and Variables for Limitsanalysblockmatrixpte dmaxima.info-3emsFunctions and Variables for linearalgebraiables ylabel <1>y_solvmaxima.info-2decFunctions and Variables for drawfourcos │ │ │ │ │ -maxima.info-2ombFunctions and Variables for Fourier seriesottingprimelmtmaxima.info-1a.iFunctions and Variables for algebraic extensionsmax_degree │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for graphsy │ │ │ │ │ -var_hypergeometricxima.imaxima.info-2lizHypergeometric Random Variable │ │ │ │ │ -flush_output2 │ │ │ │ │ -maxima.info-3domString Input and Outputfpoly_contentma.imaxima.info-3opeFunctions and Variables for grobner-2ta.odd_girth and Vamaxima.info-3uncFunctions and Variables for graphsy_aranfuncsolvefo-2glimaxima.info-1 VaFunctions and Variables for Equationsionctransposexima.imaxima.info-3ionFunctions and Variables for linearalgebras │ │ │ │ │ -orthopoly_returns_intervals-2 │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for orthogonal polynomialso-1 │ │ │ │ │ -startphimaxima.info-3erbVisualization with VTK_greal_fftmaxima.info-1' │ │ │ │ │ -Functions and Variables for fast Fourier transformxima.icarlson_rdry Funmaxima.info-1sisFunctions and Variables for Elliptic Integralsm newcontextntrib_maxima.info-1a.iFunctions and Variables for Factsor contlpart │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Expressionsblc_u │ │ │ │ │ -maxima.info-2er Functions and Variables for itensoroperafpprintprecmma │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Numbersts │ │ │ │ │ -xlabel_secondarymaxima.info-2ionFunctions and Variables for drawwindow │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Plotting Optionsfile_nameor grobmaxima.info-2 │ │ │ │ │ -Functions and Variables for drawsech │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Trigonometric and Hyperbolic Functionsritaytoratmaxima.info-2 │ │ │ │ │ -Functions and Variables for Seriesand Vadefcon │ │ │ │ │ -maxima.info-2ompFunctions and Variables for itensor-1 │ │ │ │ │ -maxima.info-1e │ │ │ │ │ -Functions and Variables for Numbers │ │ │ │ │ -COMbf_real_fft-3 │ │ │ │ │ -S maxima.info-1 VaFunctions and Variables for fast Fourier transformscreteorigin │ │ │ │ │ -maxima.info-3al Visualization with VTK Vpermutationwarn_maxima.info-3iabPackage functs.iverticesmaxima.info-3 VaFunctions and Variables for graphsr_norminpart │ │ │ │ │ -maxima.info-1S* Functions and Variables for Expressionsiimetric <1>ttingmaxima.info-2rteFunctions and Variables for itensorctionbern │ │ │ │ │ -maxima.info-2rapFunctions and Variables for Number Theoryunctionpartfracmaxima.info-2ileFunctions and Variables for Number Theoryaxima.icdf_logistictionmaxima.info-2es Logistic Random Variablehermite │ │ │ │ │ -maxima.info-3GN Functions and Variables for orthogonal polynomialskeOrdeepsilon_lpxima.imaxima.info-3ionFunctions and Variables for simplexiDiffnonscalaraxima.imaxima.info-1ionFunctions and Variables for Propertiesntmatrixp │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Matrices and Linear Algebraykurtosismaxima.info-2ionFunctions and Variables for descriptive statisticsxima.iadim │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for atensor │ │ │ │ │ --Ntimedatemaxima.info-2g IFunctions and Variables for Runtime Environmentnlriemannmaxima.info-2olyFunctions and Variables for ctensorctiontotaldisrepbles maxima.info-1ls │ │ │ │ │ -Functions and Variables for Polynomialsa+ │ │ │ │ │ -maxima.info-1RORArithmetic operators1andtoeplitzmaxima.info-3es Functions and Variables for linearalgebraunctiontr_warn_undeclaredr Intemaxima.info-2imeFunctions and Variables for Function Definitionmtracematrixfoli │ │ │ │ │ -maxima.info-3FINPackage functsVaxtics_secondary_axisCompmaxima.info-2oncFunctions and Variables for drawlrats_max_iterdemaxima.info-1 VaFunctions and Variables for Polynomialsnfourint │ │ │ │ │ -maxima.info-2rawFunctions and Variables for Fourier seriesables load │ │ │ │ │ -maxima.info-1estFunctions and Variables for File Input and Outputrties,Selim │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for to_poly_solveor findpartswitchxima.imaxima.info-1ionFunctions and Variables for Expressionssprimep │ │ │ │ │ -maxima.info-2, fFunctions and Variables for Number Theorynchar │ │ │ │ │ -maxima.info-2ionFunctions and Variables for ctensorsimp │ │ │ │ │ -maxima.info-1ionArithmetic operatorsAffidisjointpcm │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --QFunctions and Variables for SetsevolutionR │ │ │ │ │ -,SEmaxima.info-3E │ │ │ │ │ -Graphical analysis of discrete dynamical systemsadd_vertexique │ │ │ │ │ -maxima.info-3ENUFunctions and Variables for graphsOAT-IMscalarp │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Propertiesleyrange │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for drawtrack │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --QVisualization with VTKrbmake_poly_continent │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for worldmapTE │ │ │ │ │ -maxima.info-1QUOFunctions and Variables for Predicates Rgate_matrixbleV │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for Quantum_Computingompfortcurrindhth │ │ │ │ │ -maxima.info-3V │ │ │ │ │ -Gentran Option Variablesmat_normmaxima.info-3t │ │ │ │ │ -Functions and Variables for linearalgebraispflagtotalfourier1-QUmaxima.info-2 VaFunctions and Variables for Fourier seriesxima.isetequalpunctionmaxima.info-2es Functions and Variables for Setsallsym │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for itensor-1SETis_graphmaxima.info-3es Functions and Variables for graphsxima.istirling1unctionmaxima.info-2es Functions and Variables for Setsfortran │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Fortran Outputflag │ │ │ │ │ -zn_primroot_verbosectionmaxima.info-2es Functions and Variables for Number Theoryaxima.ilsquares_residualsand Vamaxima.info-3orlFunctions and Variables for lsquarestiontruncated_cube_graphMatrmaxima.info-3ar Functions and Variables for graphso-3QUOlegendre_pand Vamaxima.info-3rapFunctions and Variables for orthogonal polynomialsnctionrandom_tournamentor Numbmaxima.info-3INTFunctions and Variables for graphssualizdomain │ │ │ │ │ -maxima.info-1 <1Functions and Variables for Simplificationables ratdisrepoly_submaxima.info-1a.iFunctions and Variables for Polynomialsbrombergitdf_betamaxima.info-3VV │ │ │ │ │ -Functions and Variables for rombergima.isimp_inequalitynmaxima.info-3es Functions and Variables for to_poly_solvefo-2_FIcyclep │ │ │ │ │ -maxima.info-2es Functions and Variables for Combinatoricsaxima.istructuresnctionmaxima.info-1es Functions and Variables for Structures.ierrormsgmaxima.info-2 FoFunctions and Variables for Program Flowget_index_propertiesd Vamaxima.info-1robFunctions and Variables for Display-1UB integration_constantles maxima.info-1atiFunctions and Variables for Integrationndgesvd │ │ │ │ │ -maxima.info-3eX Functions and Variables for lapacknctionzaxis │ │ │ │ │ -maxima.info-2itwFunctions and Variables for drawgentran_off-1H │ │ │ │ │ -maxima.info-3 VaFunctions for GentranOTEmultsym │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Symmetriesap[ │ │ │ │ │ +-Functions and Variables for drawgr2d │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for drawgamma_incomplete_regularizedma.imaxima.info-1defGamma and Factorial FunctionsT │ │ │ │ │ +geometricfo-1N-Omaxima.info-3 VaPackage functslybarsplot_descriptionma.imaxima.info-2ionFunctions and Variables for statistical graphs.iflower_snarktionmaxima.info-3es Functions and Variables for graphsxima.igruntz │ │ │ │ │ +maxima.info-1n VFunctions and Variables for Limitso-2ionwrite_binary_dataiables maxima.info-3lowFunctions and Variables for binary input and outputtdf │ │ │ │ │ +minfortlinelenBFmaxima.info-3 nuGentran Option Variableszlabel │ │ │ │ │ +maxima.info-1MC │ │ │ │ │ +Plotting Optionsaskexp │ │ │ │ │ +maxima.info-2g PFunctions and Variables for Miscellaneous Optionsunctionuse_fast_arrays maxima.info-1l pFunctions and Variables for Arraysxima.iexpintegral_siitmaxima.info-1onsExponential IntegralsINDderivdegreeOTE │ │ │ │ │ +maxima.info-1ST-Functions and Variables for Differentiationxpandscatterplot-2INDmaxima.info-2 VaFunctions and Variables for statistical graphs.iratp_dense_coeffstric anmaxima.info-3FunFunctions and Variables for ratpowo-2UN-cuboctahedron_graphbles maxima.info-3andFunctions and Variables for graphsxima.imax_matchingactemaxima.info-3 │ │ │ │ │ +Functions and Variables for graphsHyperblhospitallimnsINmaxima.info-1 │ │ │ │ │ +-QFunctions and Variables for Limits of diblockmatrixpicalmaxima.info-3 │ │ │ │ │ +Functions and Variables for linearalgebraor to_pylabel <1> │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for drawfourcos │ │ │ │ │ +maxima.info-2ricFunctions and Variables for Fourier seriesptionsprimelmtmaxima.info-1 │ │ │ │ │ +Functions and Variables for algebraic extensionsmax_degreexima.imaxima.info-3ionFunctions and Variables for graphsnewidtvar_hypergeometrico-3 │ │ │ │ │ +maxima.info-2 wiHypergeometric Random Variable.iflush_outputoullmaxima.info-3ablString Input and Output │ │ │ │ │ +poly_content3.stmaxima.info-3ns.Functions and Variables for grobnerctionodd_girthiables maxima.info-3DefFunctions and Variables for graphsxima.ifuncsolveunctionmaxima.info-1es Functions and Variables for Equationsdebctransposeo-2.atmaxima.info-3 VaFunctions and Variables for linearalgebrar_warn_orthopoly_returns_intervalsctionmaxima.info-3es Functions and Variables for orthogonal polynomialsigonomstartphimaxima.info-3FunVisualization with VTK │ │ │ │ │ +real_fftmaxima.info-1ionFunctions and Variables for fast Fourier transformo-1 │ │ │ │ │ +carlson_rdions │ │ │ │ │ +maxima.info-1miaFunctions and Variables for Elliptic Integralslenewcontexte │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Factsib_ode │ │ │ │ │ +maxima.info-1% │ │ │ │ │ +Functions and Variables for Expressionsrlc_u │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for itensors │ │ │ │ │ +fpprintprecima.imaxima.info-1ionFunctions and Variables for Numbersplex │ │ │ │ │ +xlabel_secondarymaxima.info-2 VaFunctions and Variables for drawwindow │ │ │ │ │ +maxima.info-1ionPlotting Optionsfile_nameer │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for drawsech │ │ │ │ │ +maxima.info-1eomTrigonometric and Hyperbolic Functionsomtaytoratmaxima.info-2layFunctions and Variables for Seriesables defcon │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for itensorttingbftorat │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Numbersima.ibf_real_fftctionmaxima.info-1es Functions and Variables for fast Fourier transformxima.iorigin │ │ │ │ │ +maxima.info-3e DVisualization with VTKeUpermutationefinemaxima.info-3 │ │ │ │ │ +Package functsOGverticesmaxima.info-3es Functions and Variables for graphsIABLE-inpart │ │ │ │ │ +maxima.info-1l RFunctions and Variables for Expressions*imetric <1>tionsmaxima.info-2graFunctions and Variables for itensornd Vabern │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +/$Functions and Variables for Number Theory and Vapartfracmaxima.info-2t aFunctions and Variables for Number Theoryfo-2 │ │ │ │ │ +-Bcdf_logisticd Vamaxima.info-2tenLogistic Random Variablehermite │ │ │ │ │ +maxima.info-3ionFunctions and Variables for orthogonal polynomialsBLE-INepsilon_lpo-3 │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for simplexnce-Inonscalarfo-3* │ │ │ │ │ +0maxima.info-1 VaFunctions and Variables for Propertieselmatrixp │ │ │ │ │ +maxima.info-2OT_Functions and Variables for Matrices and Linear Algebraikurtosismaxima.info-2 VaFunctions and Variables for descriptive statisticso-2ROOadim │ │ │ │ │ +maxima.info-2es Functions and Variables for atensorima.itimedatemaxima.info-2andFunctions and Variables for Runtime Environmentalriemannmaxima.info-2lsNFunctions and Variables for ctensornd Vatotaldisrep Polymaxima.info-1e │ │ │ │ │ +Functions and Variables for Polynomials + │ │ │ │ │ +maxima.info-1d │ │ │ │ │ +Arithmetic operatorstiontoeplitzmaxima.info-3lotFunctions and Variables for linearalgebra and Vatr_warn_undeclaredation,maxima.info-2a.iFunctions and Variables for Function Definitionetracematrixima.imaxima.info-3ionPackage functss xtics_secondary_axisg │ │ │ │ │ +maxima.info-2l_sFunctions and Variables for drawlrats_max_iter Rmaxima.info-1eUOFunctions and Variables for Polynomialsafourint │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Fourier seriesr Equaload │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for File Input and Outputt_coordelim │ │ │ │ │ +maxima.info-3terFunctions and Variables for to_poly_solveeqn │ │ │ │ │ +partswitcho-1intmaxima.info-1 VaFunctions and Variables for Expressions primep │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Number Theoryaxima.iriem │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for ctensorima.i- │ │ │ │ │ +maxima.info-1 VaArithmetic operatorsTE │ │ │ │ │ +disjointpaxima.imaxima.info-2ionFunctions and Variables for Setsevolutionntegervmaxima.info-3a.iGraphical analysis of discrete dynamical systemsadd_vertexxima.imaxima.info-3ionFunctions and Variables for graphspintegscalarp │ │ │ │ │ +maxima.info-1 │ │ │ │ │ + !Functions and Variables for Propertiesiayrange │ │ │ │ │ +maxima.info-2UOTFunctions and Variables for drawtrack │ │ │ │ │ +maxima.info-3nomVisualization with VTKunmake_poly_continentima.imaxima.info-3ionFunctions and Variables for worldmap_nonequal │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for PredicatesVagate_matrixe │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +,SFunctions and Variables for Quantum_Computing │ │ │ │ │ +-fortcurrindima.imaxima.info-3ionGentran Option Variablesmat_normmaxima.info-3a.iFunctions and Variables for linearalgebraaxima.itotalfouriertionmaxima.info-2es Functions and Variables for Fourier serieso-3TVVsetequalp and Vamaxima.info-2rapFunctions and Variables for Setsallsym │ │ │ │ │ +maxima.info-2es Functions and Variables for itensorctionis_graphmaxima.info-3xprFunctions and Variables for graphso-3E │ │ │ │ │ + stirling1 and Vamaxima.info-2rapFunctions and Variables for Setsfortran │ │ │ │ │ +maxima.info-1es Functions and Variables for Fortran Outputxima.izn_primroot_verbosend Vamaxima.info-2xprFunctions and Variables for Number Theoryfo-3 │ │ │ │ │ +,Slsquares_residualsables maxima.info-3 │ │ │ │ │ +Functions and Variables for lsquaresd Vatruncated_cube_graph andmaxima.info-3raTFunctions and Variables for graphsnctionlegendre_pables maxima.info-3G->Functions and Variables for orthogonal polynomialsand Varandom_tournamentr Theormaxima.info-3theFunctions and Variables for graphsion widomain │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Simplificationr drawratdisrepractVV │ │ │ │ │ +maxima.info-1DEFFunctions and Variables for PolynomialsBrombergitaxima.imaxima.info-3RanFunctions and Variables for romberg-3/COsimp_inequalityamaxima.info-3inaFunctions and Variables for to_poly_solveunctioncyclep │ │ │ │ │ +maxima.info-2ombFunctions and Variables for Combinatoricsfo-1 │ │ │ │ │ +structuresand Vamaxima.info-1umbFunctions and Variables for StructuresUOerrormsgmaxima.info-2FunFunctions and Variables for Program Flowget_index_propertiesles maxima.info-1RHSFunctions and Variables for Displayctionintegration_constantSimpmaxima.info-1OTEFunctions and Variables for Integrationadgesvd │ │ │ │ │ +maxima.info-3tROFunctions and Variables for lapackand Vazaxis │ │ │ │ │ +maxima.info-2-EXFunctions and Variables for drawgentran_offctionmaxima.info-3es Functions for Gentranertmultsym │ │ │ │ │ +maxima.info-2tioFunctions and Variables for SymmetriesOC │ │ │ │ │ `a)`Ph3` │ │ │ │ │ binary-gcl/numerical/slatec/zbesi.o │ │ │ │ │ $PREDSETTRANS2 │ │ │ │ │ This is a key gotten from the infile name, in the interpreter │ │ │ │ │ other completely hackish things with FSUBRS will go on.h*INFILE-NAME-KEY*c/numerMATCOM │ │ │ │ │ $DESCRIBE0.lisp │ │ │ │ │ TR-REST-ARG │ │ │ │ │ @@ -33246,26 +33256,26 @@ │ │ │ │ │ error: found a non-symbolic operator; I give up.~% │ │ │ │ │ 'error: unhandled special operator ~:@M~%error: found unbound MEVAL; I give up.~%error: found unbound IS; I give up.~% │ │ │ │ │ Wrong argument ~M for option ~M. Must be either [label,"text",x,y] or [label, ["text 1",x1,y1],...,["text n",xn,yn]].0/s$GEOMVIEW.lisp │ │ │ │ │ $GEOMVIEWl │ │ │ │ │ }$MGNUPLOT │ │ │ │ │ $MGNUPLOT │ │ │ │ │ $XMAXIMA$XMAXIMAWrong argument ~M for option ~M. Must one of the following symbols: geomview, gnuplot, mgnuplot, xmaxima (or gnuplot_pipes in Unix) │ │ │ │ │ -Wrong argument ~M for option ~M. Not a valid palette.[ │ │ │ │ │ +Wrong argument ~M for option ~M. Not a valid palette.k │ │ │ │ │ Wrong argument ~M for option ~M. Not a valid style │ │ │ │ │ Wrong argument ~M for option ~M. Should be either false or the name of function for the transformation │ │ │ │ │ a natural numbera real numbert │ │ │ │ │ plot2d: Missing interval for variable 2.plot2d: a keyword 'parametric' or 'discrete' missing in ~M │ │ │ │ │ plot2d: Missing interval for variable 2.x │ │ │ │ │ plot2d: lower bound must be positive when using 'logx'.~%plot2d: assuming lower bound = ~M instead of ~Mplot2d: upper bound must be positive when using 'logx'; found: ~M$ │ │ │ │ │ plot2d: lower bound must be positive when using 'logy'.~%plot2d: assuming lower bound = ~M instead of ~Mplot2d: upper bound must be positive when using 'logy'; found: ~M │ │ │ │ │ plot2d: plot format ~M not supported │ │ │ │ │ Implementation for $PLOT2D │ │ │ │ │ EXTRA-OPTIONS │ │ │ │ │ -EXTRA-OPTIONSI │ │ │ │ │ +EXTRA-OPTIONSY │ │ │ │ │ REST-ARGS33355 │ │ │ │ │ ~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ │ tcl_ouput: second argument must be an integer; found ~M │ │ │ │ │ tcl_output: first argument must be a list; found ~M │ │ │ │ │ ~,,,,,,'eg │ │ │ │ │ ~,,,,,,'eg │ │ │ │ │ Implementation for $TCL_OUTPUT │ │ │ │ │ @@ -33817,99 +33827,80 @@ │ │ │ │ │ /DESOLVE-IMPL │ │ │ │ │ Implementation for $DESOLVE │ │ │ │ │ ,FUNCTION-DOCUMENTATION │ │ │ │ │ /DESOLVE-IMPL │ │ │ │ │ /ILT-IMPL │ │ │ │ │ /%LAPLACE │ │ │ │ │ /LAPLACE-IMPL │ │ │ │ │ -maxima.info-1 VaGamma and Factorial Functionsa.itrue │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Constantsa.iacoth │ │ │ │ │ -maxima.info-1 VaTrigonometric and Hyperbolic Functionsooorderlesspxima.imaxima.info-1ionFunctions and Variables for ExpressionsHcdisplaymaxima.info-2ROPFunctions and Variables for ctensortion │ │ │ │ │ -maxima.info-3T │ │ │ │ │ -Functions and Variables for ezunitsresQUhankel_2maxima.info-1UOTBessel Functionsmax_cliqueand Vamaxima.info-3zunFunctions and Variables for graphso-2NAMzn_ordermaxima.info-2es Functions and Variables for Number Theoryfo-1 │ │ │ │ │ -/setdifference Vamaxima.info-2impFunctions and Variables for SetsLindstedtfo-1E │ │ │ │ │ -maxima.info-3n │ │ │ │ │ -Functions and Variables for lindstedty Rtexput │ │ │ │ │ -maxima.info-1repFunctions and Variables for TeX Outputs minpack_lsquaresmaxima.info-3a.iFunctions and Variables for minpackeral │ │ │ │ │ -maxima.info-2an Functions and Variables for drawcolumnswapxima.imaxima.info-3ionFunctions and Variables for linearalgebraialE │ │ │ │ │ -maxima.info-2ialFunctions and Variables for ctensor-2 │ │ │ │ │ -multi_pui and Vamaxima.info-2rawFunctions and Variables for Symmetriesonminpack_solvees maxima.info-3on │ │ │ │ │ -Functions and Variables for minpacknd Vaqput │ │ │ │ │ -maxima.info-1andFunctions and Variables for Properties.ijulia │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Plotting_deblegend │ │ │ │ │ -maxima.info-1 toPlotting Optionsyaxis │ │ │ │ │ -maxima.info-2_ADFunctions and Variables for drawasech │ │ │ │ │ -maxima.info-1istTrigonometric and Hyperbolic Functions.irealonlymaxima.info-1 VaFunctions and Variables for Equations │ │ │ │ │ --remove_plot_optionnctionmaxima.info-1es Functions and Variables for Plottingma.istruve_lmaxima.info-1 VaStruve Functionsgraph_flowhzeta │ │ │ │ │ -maxima.info-3E │ │ │ │ │ -Functions and Variables for financeTheortex │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for TeX Outputogtype │ │ │ │ │ -maxima.info-3a.iGentran Evaluation FormsNoncommutative multiplicationonsmaxima.info-1edVArithmetic operatorstiongenmatrixiables maxima.info-2 │ │ │ │ │ -G3Functions and Variables for Matrices and Linear Algebrapaugcoefmatrix-QUmaxima.info-2TABFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -factcombmaxima.info-1ionCombinatorial Functionspintersectionare_maxima.info-2iesFunctions and Variables for Setsmatrixexpiables maxima.info-2DD_Functions and Variables for Matrices and Linear AlgebraPintegratefo-3TE │ │ │ │ │ -maxima.info-1andFunctions and Variables for IntegrationOfont_sizeSimplifmaxima.info-2g IFunctions and Variables for drawmaxnegexmaxima.info-1g PFunctions and Variables for Simplificationpergeokurtosis_logisticetval │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -,MLogistic Random Variablemod_big_primeABLmaxima.info-3ROGFunctions and Variables for zeilbergers kurtosis_weibullmaxima.info-2ULTWeibull Random Variable declare_dimensionsly_idemaxima.info-31n Functions and Variables for ezunitsbles mode_declare │ │ │ │ │ -,maxima.info-2miaFunctions and Variables for Function Definitioneratsubstmaxima.info-1 │ │ │ │ │ -Functions and Variables for Polynomialslsave │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for File Input and Outputtics │ │ │ │ │ -linalg_rank-1_MUmaxima.info-3onsFunctions and Variables for linearalgebra and Varandom_perm diagmaxima.info-2 │ │ │ │ │ --Functions and Variables for Combinatoricsaxima.ijacobi_dnxponentmaxima.info-1riaFunctions and Variables for Elliptic Functionsonjacobi_ndiables maxima.info-1olvFunctions and Variables for Elliptic Functionsonread_binary_listmaxima.info-3LT_Functions and Variables for binary input and outputtq │ │ │ │ │ -tex_display-3LT_maxima.info-2atiFunctions and Variables for alt-displayEtest_normalityVamaxima.info-3ombFunctions and Variables for statsfo-1 │ │ │ │ │ -/Eevenfun │ │ │ │ │ -maxima.info-1es Functions and Variables for Simplificationnctionunless │ │ │ │ │ -maxima.info-2uncFunctions and Variables for Program Flowintosum │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Sums and Products,MFtpartpolmaxima.info-2l RFunctions and Variables for Symmetries.idetout │ │ │ │ │ -maxima.info-2ialFunctions and Variables for Matrices and Linear AlgebraTdisprulemaxima.info-2es Functions and Variables for Rules and Patternsilcopymatrixand Vamaxima.info-2rapFunctions and Variables for Matrices and Linear Algebra contragradriesPLmaxima.info-2a.iFunctions and Variables for ctensor Matrspherical_harmonicgebra │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for orthogonal polynomialsreD │ │ │ │ │ -make_arrayo-3/PUmaxima.info-1E │ │ │ │ │ -Functions and Variables for Arraysand Vaconmetderiv Runtmaxima.info-2ntPFunctions and Variables for itensorctionlc_l │ │ │ │ │ -maxima.info-2rapFunctions and Variables for itensor-2TE │ │ │ │ │ -Minus infinityVamaxima.info-1rawFunctions and Variables for Constants Vaexp │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -gRoot Exponential and Logarithmic Functionsand Vauvect │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebraaev_pointmaxima.info-3ntaFunctions and Variables for zeilbergerVafull_listifyPlotmaxima.info-2ar │ │ │ │ │ -Functions and Variables for Setssetp │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -,MFunctions and Variables for Setsstep │ │ │ │ │ -maxima.info-2es Functions and Variables for Program Flowhypergeometric_simpnd Vamaxima.info-1uncHypergeometric Functions%th │ │ │ │ │ -maxima.info-1lizFunctions and Variables for Command Linedisplay_format_internal maxima.info-1lsEFunctions and Variables for Displayt andfactor │ │ │ │ │ -maxima.info-1hWEFunctions and Variables for Polynomials rationalizeL+_b │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Numbers Miscallrootsmaxima.info-1-LIFunctions and Variables for EquationsABLgentransegand Vamaxima.info-3ymmGentran Option Variablestr_function_call_defaultmaxima.info-2R_TFunctions and Variables for Function DefinitionVconnected_components2owemaxima.info-3 VaFunctions and Variables for graphsgebraOode2 │ │ │ │ │ -maxima.info-1_TAFunctions and Variables for Differential EquationsOTE │ │ │ │ │ -,sha256sumfo-3MENmaxima.info-3 VaOctets and Utilities for Cryptography │ │ │ │ │ -random_binomial maxima.info-2 VaBinomial Random Variableinverse_jacobi_cdaxima.imaxima.info-1ionFunctions and Variables for Elliptic Functions.iinverse_jacobi_dcocessinmaxima.info-1lyiFunctions and Variables for Elliptic Functionss lognegints-QUOTEmaxima.info-1a.iRoot Exponential and Logarithmic FunctionsonvertgentranpushEF_POmaxima.info-3EF_Functions for Gentranes scaled_bessel_i1maxima.info-1a.iBessel Functionshypergeometric_representationimpmaxima.info-1/ARError FunctionVadimacs_exporttenmaxima.info-3th │ │ │ │ │ -Functions and Variables for graphsD │ │ │ │ │ --Qfpositionaxima.imaxima.info-3ionString Input and Outputibezout │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Polynomials ic2 │ │ │ │ │ -maxima.info-1ot_Functions and Variables for Differential Equationsables continuous_freq │ │ │ │ │ -maxima.info-2rguFunctions and Variables for data manipulation │ │ │ │ │ -xtics <1>fo-3-ARmaxima.info-2ratFunctions and Variables for drawentertensor-2TVVmaxima.info-2 VaFunctions and Variables for itensorsmatcslommel │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,Bessel Functionscreate_graphun │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --PFunctions and Variables for graphstiesot/ │ │ │ │ │ -maxima.info-1TE │ │ │ │ │ -Arithmetic operatorsles chinese │ │ │ │ │ -maxima.info-2bucFunctions and Variables for Number Theoryiables gnuplot_svg_term_commandmaxima.info-1RT-Gnuplot Optionsafloor │ │ │ │ │ -maxima.info-1T-IFunctions for Numbersa.iriemann │ │ │ │ │ -maxima.info-2s │ │ │ │ │ -,Functions and Variables for ctensor-2UOTtcontracts Unifomaxima.info-2iabFunctions and Variables for Symmetries.imake_poly_country and Vamaxima.info-3robFunctions and Variables for worldmap1E │ │ │ │ │ -bessel_jmaxima.info-1es Bessel Functionstrigexpandxima.imaxima.info-1ionExplicit Simplifications Using Identitiesatural nterms │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Expressionsscauchy_matrixripmaxima.info-2o cFunctions and Variables for Matrices and Linear AlgebraTstandardize │ │ │ │ │ -/EF_maxima.info-2+SbFunctions and Variables for data manipulationriaenhanced3dxima.imaxima.info-2ionFunctions and Variables for drawconditional evaluation-Qmaxima.info-3UTPFunctions and Variables for to_poly_solveLinear clear_rulesrgs │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Rules and Patternsb │ │ │ │ │ -maxima.info-2ionFunctions and Variables for descriptive statisticso-3r. draw_realpartPUTmaxima.info-2t │ │ │ │ │ -/Functions and Variables for drawparabolic_cylinder_d-QUOmaxima.info-1a.iParabolic Cylinder FunctionsdesiIndeterminatea.imaxima.info-1ionFunctions and Variables for Constantsl_sroom │ │ │ │ │ -maxima.info-2FSFFunctions and Variables for Runtime Environment │ │ │ │ │ -maxima.info-1y │ │ │ │ │ -path_digraph2 │ │ │ │ │ +maxima.info-1es Gamma and Factorial FunctionsTH_true │ │ │ │ │ +maxima.info-1es Functions and Variables for Constants │ │ │ │ │ +maxima.info-1es Trigonometric and Hyperbolic Functionsllorderlesspo-1ROOmaxima.info-1 nuFunctions and Variables for Expressions │ │ │ │ │ +cdisplaymaxima.info-2ionFunctions and Variables for ctensor │ │ │ │ │ +maxima.info-3ionFunctions and Variables for ezunitsdamenhankel_2maxima.info-1a.iBessel Functionsmax_cliqueables maxima.info-3F_NFunctions and Variables for graphsnctionzn_ordermaxima.info-2ombFunctions and Variables for Number Theoryunctionsetdifferencees maxima.info-2atiFunctions and Variables for SetsLindstedtrror Fumaxima.info-3aucFunctions and Variables for lindstedt Vatexput │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for TeX Outputopminpack_lsquaresmaxima.info-3bleFunctions and Variables for minpackima.ixu_grid │ │ │ │ │ +maxima.info-2atiFunctions and Variables for drawcolumnswapo-2BLEmaxima.info-3 VaFunctions and Variables for linearalgebraaxima.itr │ │ │ │ │ +maxima.info-2om Functions and Variables for ctensorctionmulti_puiiables maxima.info-2alyFunctions and Variables for SymmetriesVaminpack_solventemaxima.info-3 │ │ │ │ │ +Functions and Variables for minpackbles qput │ │ │ │ │ +maxima.info-1ar Functions and Variables for PropertiesE │ │ │ │ │ +maxima.info-1es Functions and Variables for Plotting │ │ │ │ │ +EClegend │ │ │ │ │ +maxima.info-1ionPlotting Optionsyaxis │ │ │ │ │ +maxima.info-2st │ │ │ │ │ +Functions and Variables for drawasech │ │ │ │ │ +maxima.info-1ROPTrigonometric and Hyperbolic Functions-Qrealonlymaxima.info-1es Functions and Variables for Equationsa.iremove_plot_optionand Vamaxima.info-1ebuFunctions and Variables for Plotting1_TAstruve_lmaxima.info-1es Struve Functionsgraph_flowxima.imaxima.info-3ionFunctions and Variables for financeABLE-tex │ │ │ │ │ +maxima.info-1forFunctions and Variables for TeX Outputowtype │ │ │ │ │ +maxima.info-3-QUGentran Evaluation FormsNoncommutative multiplicatione_pmaxima.info-1a.iArithmetic operatorsd Vagenmatrixor Factmaxima.info-2ibeFunctions and Variables for Matrices and Linear Algebrauaugcoefmatrixa.imaxima.info-2ionFunctions and Variables for Matrices and Linear Algebraifactcombmaxima.info-1 VaCombinatorial Functions!intersectionx_prmaxima.info-2ComFunctions and Variables for Setsmatrixexpor Dispmaxima.info-2 │ │ │ │ │ +Functions and Variables for Matrices and Linear Algebraiintegratetring Imaxima.info-1utEFunctions and Variables for Integrationtfont_sizecationsmaxima.info-2tieFunctions and Variables for drawmaxnegexmaxima.info-1sinFunctions and Variables for Simplificationtric Fkurtosis_logisticaxima.imaxima.info-2ionLogistic Random Variablemod_big_prime_comaxima.info-3a.iFunctions and Variables for zeilbergerawkurtosis_weibullmaxima.info-2ionWeibull Random Variableddeclare_dimensions_saturmaxima.info-3a.iFunctions and Variables for ezunits grobmode_declarenessmaxima.info-2MULFunctions and Variables for Function Definitioneratsubstmaxima.info-1a.iFunctions and Variables for PolynomialsGsave │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for File Input and Outputaxima.ilinalg_rankttingmaxima.info-3atrFunctions and Variables for linearalgebraiables random_permsnel_maxima.info-2a.iFunctions and Variables for Combinatoricsfo-2ABLjacobi_dnal Randmaxima.info-1ST*Functions and Variables for Elliptic FunctionsVajacobi_ndor to_pmaxima.info-1TE │ │ │ │ │ +Functions and Variables for Elliptic FunctionsVaread_binary_listmaxima.info-3chaFunctions and Variables for binary input and outputima.itex_displaytran maxima.info-2rmsFunctions and Variables for alt-displayntest_normalitys maxima.info-3ricFunctions and Variables for statsunctionevenfun │ │ │ │ │ +maxima.info-1istFunctions and Variables for Simplificationand Vaunless │ │ │ │ │ +maxima.info-2DefFunctions and Variables for Program Flowintosum │ │ │ │ │ +maxima.info-2es Functions and Variables for Sums and Productsa.itpartpolmaxima.info-2 VaFunctions and Variables for SymmetriesIMdetout │ │ │ │ │ +maxima.info-2LogFunctions and Variables for Matrices and Linear Algebrandisprulemaxima.info-2istFunctions and Variables for Rules and Patternsoncopymatrixables maxima.info-2_TAFunctions and Variables for Matrices and Linear Algebramcontragradxchar │ │ │ │ │ +maxima.info-2TE │ │ │ │ │ +Functions and Variables for ctensors andspherical_harmonicf_chi2maxima.info-3 │ │ │ │ │ +Functions and Variables for orthogonal polynomialsxima.imake_arrayaractemaxima.info-1us │ │ │ │ │ +Functions and Variables for Arraysables conmetderiv Envimaxima.info-2anaFunctions and Variables for itensornd Valc_l │ │ │ │ │ +maxima.info-2/$MFunctions and Variables for itensorctionMinus infinitys maxima.info-1 │ │ │ │ │ +Functions and Variables for Constantses exp │ │ │ │ │ +maxima.info-1dgeRoot Exponential and Logarithmic Functionsables uvect │ │ │ │ │ +maxima.info-2g_cFunctions and Variables for Matrices and Linear Algebra ev_pointmaxima.info-3d │ │ │ │ │ +Functions and Variables for zeilbergers full_listify │ │ │ │ │ +,MFmaxima.info-2a.iFunctions and Variables for Setssetp │ │ │ │ │ +maxima.info-2etuFunctions and Variables for Setsstep │ │ │ │ │ +maxima.info-2nitFunctions and Variables for Program Flowhypergeometric_simpbles maxima.info-1DefHypergeometric Functions%th │ │ │ │ │ +maxima.info-1 wiFunctions and Variables for Command Linedisplay_format_internalymaxima.info-1f │ │ │ │ │ +Functions and Variables for Displaytput_factor │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Polynomialsprationalizeindexmaxima.info-1/$GFunctions and Variables for Numbersaneouallrootsmaxima.info-1vanFunctions and Variables for Equationsiongentransegables maxima.info-3s │ │ │ │ │ +/Gentran Option Variablestr_function_call_defaultmaxima.info-2 │ │ │ │ │ +Functions and Variables for Function Definition │ │ │ │ │ +connected_componentstionmaxima.info-3es Functions and Variables for graphsd_exp │ │ │ │ │ +maxima.info-1entFunctions and Variables for Differential Equationsxima.isha256sumunctionmaxima.info-3es Octets and Utilities for Cryptographya.irandom_binomialnmaxima.info-2es Binomial Random Variableinverse_jacobi_cdfo-2TE!maxima.info-1 VaFunctions and Variables for Elliptic Functions+`inverse_jacobi_dcOTE │ │ │ │ │ +/$maxima.info-1aphFunctions and Variables for Elliptic Functionsaplognegintndcons │ │ │ │ │ +maxima.info-1S30Root Exponential and Logarithmic Functionsctorflgentranpushima.imaxima.info-3ionFunctions for Gentranolyscaled_bessel_i1maxima.info-1 │ │ │ │ │ +/PBessel Functionshypergeometric_representationa.imaxima.info-1ionError Functions dimacs_export-QUmaxima.info-3a.iFunctions and Variables for graphsvert │ │ │ │ │ +fpositionfo-2 │ │ │ │ │ +-Qmaxima.info-3 VaString Input and OutputWbezout │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Polynomialsnic2 │ │ │ │ │ +maxima.info-1namFunctions and Variables for Differential Equationsr drawcontinuous_freqimaxima.info-2ionFunctions and Variables for data manipulationa.ixtics <1>irectormaxima.info-2ETVFunctions and Variables for drawentertensorctionmaxima.info-2es Functions and Variables for itensorWER-Tslommel │ │ │ │ │ +maxima.info-1g PBessel Functionscreate_graphma.imaxima.info-3ionFunctions and Variables for graphsmmer_u/ │ │ │ │ │ +maxima.info-1ionArithmetic operatorscontchinese │ │ │ │ │ +maxima.info-2ertFunctions and Variables for Number Theoryor grobgnuplot_svg_term_commandmaxima.info-1ionGnuplot Options floor │ │ │ │ │ +maxima.info-1roaFunctions for NumbersTH_riemann │ │ │ │ │ +maxima.info-2ontFunctions and Variables for ctensortinuotcontractm Randomaxima.info-2 │ │ │ │ │ +Functions and Variables for Symmetries/$make_poly_countryiables maxima.info-3843Functions and Variables for worldmaptionbessel_jmaxima.info-1lotBessel Functionstrigexpando-2IMPmaxima.info-1 VaExplicit Simplifications Using Identitiesogarithnterms │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for ExpressionsOcauchy_matrixratmaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebraastandardizeima.imaxima.info-2s aFunctions and Variables for data manipulation │ │ │ │ │ +enhanced3do-2LISmaxima.info-2 VaFunctions and Variables for drawconditional evaluation.imaxima.info-3ionFunctions and Variables for to_poly_solvelgebra │ │ │ │ │ +clear_rulesima.imaxima.info-2ns Functions and Variables for Rules and Patterns.icor │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for descriptive statisticsaractedraw_realpartpermaxima.info-2a.iFunctions and Variables for drawparabolic_cylinder_del_ymaxima.info-1TATParabolic Cylinder FunctionsordsIndeterminate │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Constantsfy_room │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Runtime Environmentiinf │ │ │ │ │ +maxima.info-1a.ipath_digraphlace │ │ │ │ │ (FAST-METHOD MAXIMA::PLOT-SHIPOUT (MAXIMA::GNUPLOT-PLOT T))o │ │ │ │ │ BREAK-DOC │ │ │ │ │ Print information about item │ │ │ │ │ FILE-LINE │ │ │ │ │ Implementation for $SETP │ │ │ │ │ FILE-LINE │ │ │ │ │ CRECIP: ~M does not have an inverse with modulus=~M; │ │ │ │ │ @@ -34712,93 +34703,92 @@ │ │ │ │ │ X IS ZERO OR NEGATIVE │ │ │ │ │ X SO SMALL K1 OVERFLOWS │ │ │ │ │ X SO BIG K1 UNDERFLOWS │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dbesk1.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dbsknu.lisp │ │ │ │ │ binary-gcl/numerical/slatec/dbesk1.o │ │ │ │ │ binary-gcl/numerical/slatec/dbsknu.o │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Normal Random Variableonxlabel │ │ │ │ │ -maxima.info-1atpPlotting Optionsis_vertex_in_graphnctionmaxima.info-3es Functions and Variables for graphso-2UOTpathname_name Vamaxima.info-1rawFunctions and Variables for File Input and Output and Varatchristof Evalmaxima.info-2expFunctions and Variables for ctensornd Vamat_traceor Funcmaxima.info-3onTFunctions and Variables for linearalgebrafo-2FLAmakeOrdersand Vamaxima.info-3tenFunctions and Variables for makeOrders │ │ │ │ │ -/AntiDifferencellmaxima.info-3atiFunctions and Variables for zeilberger.ipslq_integer_relation Vamaxima.info-3ineFunctions and Variables for pslqpoly_normalizeonmaxima.info-3es Functions and Variables for grobnerl <1>lgtreilliso-3 │ │ │ │ │ --Qmaxima.info-2atiFunctions and Variables for SymmetriesN │ │ │ │ │ -newline <1>nd Vamaxima.info-3ropString Input and Outputicoeff │ │ │ │ │ -maxima.info-1 FuFunctions and Variables for Polynomials$content │ │ │ │ │ -maxima.info-1es Functions and Variables for PolynomialsRrename │ │ │ │ │ -maxima.info-2es Functions and Variables for itensorcallsplot3d │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Plottingutpuilt │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Integrationnshowtimemaxima.info-1LISFunctions and Variables for Command Linetoffoli │ │ │ │ │ -maxima.info-3OTEFunctions and Variables for Quantum_Computingex_cdf_noncentral_student_tmaxima.info-2SPUNoncentral Student's t Random VariableIMdraw │ │ │ │ │ -maxima.info-2E │ │ │ │ │ -Functions and Variables for drawlhs │ │ │ │ │ -maxima.info-1raTFunctions and Variables for Equationslizbindtestmaxima.info-1binFunctions and Variables for Propertiesonct_coordsiables maxima.info-2putFunctions and Variables for ctensorysQUOieqn │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Equationseerlinear_solverxUOmaxima.info-3 │ │ │ │ │ -Functions and Variables for zeilbergerg-inchar │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Command Linedotsimp │ │ │ │ │ -maxima.info-2raRFunctions and Variables for Affinenctionlcm │ │ │ │ │ -maxima.info-2ombFunctions and Variables for Number Theoryunctionintegervaluedes maxima.info-1 │ │ │ │ │ -/Functions and Variables for Properties.iunique │ │ │ │ │ -maxima.info-1 EqFunctions and Variables for Listsfo-1 │ │ │ │ │ -expintegral_einsmaxima.info-1ambExponential IntegralsZ │ │ │ │ │ -quantile_binomialiables maxima.info-2uncBinomial Random Variableacsch │ │ │ │ │ -maxima.info-1 VaTrigonometric and Hyperbolic Functions.i| │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for itensorima.imean_noncentral_chi2d Vamaxima.info-2olyNoncentral Chi-squared Random Variableongate │ │ │ │ │ -maxima.info-3olyFunctions and Variables for Quantum_Computingioneighth │ │ │ │ │ -maxima.info-1rapFunctions and Variables for Listsunctionheight │ │ │ │ │ -maxima.info-3nteVisualization with VTKAIdispflagmaxima.info-1 TrFunctions and Variables for Equationsducvertex_colorma.imaxima.info-3ionFunctions and Variables for graphsometridraw2d │ │ │ │ │ -maxima.info-2iryFunctions and Variables for drawalias │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for ExpressionsTis_digraphtudentmaxima.info-3a.iFunctions and Variables for graphseUOTE │ │ │ │ │ -jacobi_pmaxima.info-3a.iFunctions and Variables for orthogonal polynomialsireducinflag │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Expressionscnumbered_boundaries-2 │ │ │ │ │ -/maxima.info-3andFunctions and Variables for worldmapaphBdot0simpmaxima.info-2ionFunctions and Variables for Matrices and Linear AlgebraSconnect_verticesmaxima.info-3tenFunctions and Variables for graphso-3BI │ │ │ │ │ -zn_carmichael_lambdales maxima.info-2 │ │ │ │ │ --QFunctions and Variables for Number TheorytranQUOstartthetaxima.imaxima.info-3ionVisualization with VTKspcolor <1>essian │ │ │ │ │ -maxima.info-2DBIFunctions and Variables for drawpoly_subtract │ │ │ │ │ -,Fmaxima.info-3<1>Functions and Variables for grobnerbles pdf_betamaxima.info-2RY_Beta Random Variablexactdays360 │ │ │ │ │ -maxima.info-3ionFunctions and Variables for financec │ │ │ │ │ -perm_lex_rank fumaxima.info-2n │ │ │ │ │ -,Functions and Variables for Combinatoricsiables float_bitsr[ │ │ │ │ │ --maxima.info-1a.iFunctions and Variables for Numbers Numbgnuplot_startgatmaxima.info-1a.iGnuplot_pipes Format Functionss poly_colon_idealmaxima.info-3parFunctions and Variables for grobnernd Vanegdistribr Setsmaxima.info-1a.iFunctions and Variables for Simplificationxima.itex1 │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for TeX Outputprbit_or │ │ │ │ │ -maxima.info-2UOTFunctions and Variables for bitwise/$AIRdisplay_index_separatorAmaxima.info-1 VaFunctions and Variables for Displaycontradd_verticesma.imaxima.info-3ionFunctions and Variables for graphsctsDBIFetch documentation (inexact search)Randmaxima.info-1DBIFunctions and Variables for Command Lineinferencep │ │ │ │ │ --QUOmaxima.info-3MTIFunctions and Variables for inference_resultel_1logy_secondaryUOmaxima.info-2onsFunctions and Variables for drawdeclare │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Propertiesendisjoin │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -/Functions and Variables for Setsinverse_jacobi_dnnt_tMMUmaxima.info-1UGAFunctions and Variables for Elliptic Functions.iinverse_jacobi_nd and Vamaxima.info-1ispFunctions and Variables for Elliptic FunctionsVauppercasepr Funcmaxima.info-3on │ │ │ │ │ -Charactersxima.iwrite_dataRandommaxima.info-3PROFunctions and Variables for plain-text input and outputascalar │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Propertiespaletsimp │ │ │ │ │ -maxima.info-2PROFunctions and Variables for Rules and PatternsmmHelp │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Helptreefalemaxima.info-3PRODefinitions for IFS fractalsctorsqrt │ │ │ │ │ -maxima.info-1lefRoot Exponential and Logarithmic Functionsables gauss_a │ │ │ │ │ -maxima.info-2TE │ │ │ │ │ -Functions and Variables for contrib_ode poly_multiplyPERmaxima.info-3a.iFunctions and Variables for grobner Liststd_noncentral_chi2ima.imaxima.info-2ionNoncentral Chi-squared Random Variable │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Displayple │ │ │ │ │ -maxima.info-2ingFunctions and Variables for ctensorctioncube │ │ │ │ │ -maxima.info-3istVisualization with VTKOPsimplify_sum2AIRmaxima.info-3 VaFunctions and Variables for solve_recnd │ │ │ │ │ -assumescalar2E │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Factse_produnoundispmaxima.info-1%AIFunctions and Variables for Expressions_remove_fundamental_unitsmaxima.info-3ionFunctions and Variables for ezunitstsuperesidue │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -!Functions and Variables for IntegrationSEuler's numberbemaxima.info-1a.iFunctions and Variables for Constantseilhead_bothc_systemaxima.info-2a.iFunctions and Variables for drawstirlingmaxima.info-3ileFunctions and Variables for stirling2 │ │ │ │ │ -$-central_momentfomaxima.info-2iabFunctions and Variables for descriptive statisticsiablestrigevalmaxima.info-3a.iEvaluation of Trignometric FunctionsIRY-quantile_weibullmaxima.info-2 VaWeibull Random Variableagnuplot_stringsEmaxima.info-1a.iGnuplot Optionsnresolvante_bipartitePolymaxima.info-2t │ │ │ │ │ -Functions and Variables for Symmetriess mean_beta and Pamaxima.info-2 │ │ │ │ │ -Beta Random Variable Expmake_random_staterithmicmaxima.info-1 │ │ │ │ │ -Random Numbers.ignuplot_png_term_commandmaxima.info-1ionGnuplot OptionsAsumsplitfacteP │ │ │ │ │ -maxima.info-1Y-DCombinatorial Functions/jacobi │ │ │ │ │ -maxima.info-2i(zFunctions and Variables for Number Theoryoly_groxy_scalemaxima.info-1a.iPlotting Optionsfourier_elimles maxima.info-3T-PFunctions and Variables for to_poly_solveiscreteremove_constvalueariablemaxima.info-3LOAFunctions and Variables for ezunitsbles quad_qawssve dAimaxima.info-1a.iFunctions and Variables for QUADPACKProgqrange │ │ │ │ │ -maxima.info-2,MFFunctions and Variables for descriptive statisticstedVV │ │ │ │ │ -var_noncentral_chi2ctionmaxima.info-2es Noncentral Chi-squared Random Variablenafloat2bfmaxima.info-1ionFunctions and Variables for Numbersphs-Rlinear <1>etaN │ │ │ │ │ -maxima.info-3* │ │ │ │ │ -0Package functsritaylorinfolues │ │ │ │ │ -maxima.info-2,SEFunctions and Variables for Seriesd Lineeval_stringous_umaxima.info-3a.iString Processings Unifoout_neighborsiabmaxima.info-3m_nFunctions and Variables for graphsdom Vaytics_secondary_axisma.imaxima.info-2ionFunctions and Variables for drawmean_binomiala.imaxima.info-2ionBinomial Random Variablectorsion_flagoutmaxima.info-2ot_Functions and Variables for ctensorctionhistogram_descriptionlotmaxima.info-2 │ │ │ │ │ -Functions and Variables for statistical graphsunbimetricmaxima.info-2DerFunctions and Variables for ctensorbles ellipse │ │ │ │ │ -maxima.info-2wn │ │ │ │ │ -Functions and Variables for drawnticks │ │ │ │ │ -maxima.info-1s │ │ │ │ │ --Plotting Optionsprimep_number_of_testsatmaxima.info-2nsLFunctions and Variables for Number TheoryiveIVE-psi │ │ │ │ │ +var_normalOAT │ │ │ │ │ +maxima.info-2UOTNormal Random Variables maxima.info-1dz Plotting Optionsis_vertex_in_graphand Vamaxima.info-3elpFunctions and Variables for graphsnctionpathname_namees maxima.info-1-quFunctions and Variables for File Input and Outputiables ratchristofionQUmaxima.info-2n-HFunctions and Variables for ctensorbles mat_traceion Defmaxima.info-3actFunctions and Variables for linearalgebraunctionmakeOrdersables maxima.info-3I │ │ │ │ │ +Functions and Variables for makeOrderss AntiDifferencempmaxima.info-3I-IFunctions and Variables for zeilbergerOTpslq_integer_relationes maxima.info-3ebrFunctions and Variables for pslqpoly_normalizeVamaxima.info-3atrFunctions and Variables for grobnerima.ilgtreillisntran maxima.info-2rmsFunctions and Variables for Symmetriesonnewline <1>bles maxima.info-3sUOString Input and OutputScoeff │ │ │ │ │ +maxima.info-1nsBFunctions and Variables for Polynomialsncontent │ │ │ │ │ +maxima.info-1ommFunctions and Variables for Polynomialsnrename │ │ │ │ │ +maxima.info-2umsFunctions and Variables for itensorima.iplot3d │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for PlottingOTE │ │ │ │ │ +maxima.info-1UTPFunctions and Variables for Integration │ │ │ │ │ +showtimemaxima.info-1a.iFunctions and Variables for Command Linetoffoli │ │ │ │ │ +maxima.info-3nomFunctions and Variables for Quantum_Computingonmcdf_noncentral_student_tmaxima.info-2ionNoncentral Student's t Random Variable │ │ │ │ │ +maxima.info-2ionFunctions and Variables for drawlhs │ │ │ │ │ +maxima.info-1t axima.imaxima.info-2ionFunctions and Variables for drawpoly_subtractdenmaxima.info-3a.iFunctions and Variables for grobner Diffpdf_betamaxima.info-2resBeta Random Variablema.idays360 │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for financeima.iperm_lex_rank Fumaxima.info-2ff │ │ │ │ │ +Functions and Variables for Combinatoricsor itenfloat_bitsprec │ │ │ │ │ +maxima.info-1/Z Functions and Variables for Numbers │ │ │ │ │ +gnuplot_startpOTmaxima.info-1 │ │ │ │ │ +Gnuplot_pipes Format Functionsmppoly_colon_idealmaxima.info-3nsEFunctions and Variables for grobnerbles negdistribenr │ │ │ │ │ +maxima.info-1to Functions and Variables for Simplificationo-2PLAtex1 │ │ │ │ │ +maxima.info-1es Functions and Variables for TeX OutputnUbit_or │ │ │ │ │ +maxima.info-2ionFunctions and Variables for bitwiseidiffdisplay_index_separatornmaxima.info-1es Functions and Variables for Display/AIRYadd_vertices2QUOmaxima.info-3 VaFunctions and Variables for graphsr_exp │ │ │ │ │ +Fetch documentation (inexact search)ariamaxima.info-1 │ │ │ │ │ +Functions and Variables for Command Lineinferencepxima.imaxima.info-3ionFunctions and Variables for inference_resultma.ilogy_secondary Fmaxima.info-2er_Functions and Variables for drawdeclare │ │ │ │ │ +maxima.info-1es Functions and Variables for PropertiesMLdisjoin │ │ │ │ │ +maxima.info-2ntrFunctions and Variables for Setsinverse_jacobi_dnaxima.imaxima.info-1nt'Functions and Variables for Elliptic FunctionsI-inverse_jacobi_ndiables maxima.info-1 │ │ │ │ │ +Functions and Variables for Elliptic Functionss uppercasepon Defmaxima.info-3 │ │ │ │ │ +Characterso-2Y-Dwrite_dataariablmaxima.info-3nmeFunctions and Variables for plain-text input and outputRscalar │ │ │ │ │ +maxima.info-1UOTFunctions and Variables for Properties │ │ │ │ │ +/letsimp │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Rules and Patterns/MHelp │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Helptreefalemaxima.info-3 │ │ │ │ │ +Definitions for IFS fractalseratsqrt │ │ │ │ │ +maxima.info-1ricRoot Exponential and Logarithmic Functionsr drawgauss_a │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for contrib_odetpoly_multiply │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +-Functions and Variables for grobnerQUOTEstd_noncentral_chi2-1UTPmaxima.info-2 VaNoncentral Chi-squared Random Variable.idisplay │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Displayima.ikt │ │ │ │ │ +maxima.info-2onsFunctions and Variables for ctensornd Vacube │ │ │ │ │ +maxima.info-3IRYVisualization with VTK.isimplify_sumtionmaxima.info-3es Functions and Variables for solve_reca.iassumescalartionmaxima.info-1es Functions and Variables for Factst_sym │ │ │ │ │ +-noundispmaxima.info-1ionFunctions and Variables for Expressions_remove_fundamental_unitsmaxima.info-3 VaFunctions and Variables for ezunitsriptTresidue │ │ │ │ │ +maxima.info-1ionFunctions and Variables for IntegrationiEuler's numberLOmaxima.info-1UTPFunctions and Variables for Constantsrcthead_bothatic remaxima.info-2 │ │ │ │ │ +,Functions and Variables for drawstirlingmaxima.info-3inuFunctions and Variables for stirlinginuocentral_momentdomaxima.info-2 │ │ │ │ │ +,Functions and Variables for descriptive statisticsint_tytrigevalmaxima.info-3 │ │ │ │ │ +EZEvaluation of Trignometric Functionsma.iquantile_weibullmaxima.info-2es Weibull Random Variableugnuplot_strings │ │ │ │ │ +maxima.info-1QUOGnuplot Optionsaresolvante_bipartitealsEmaxima.info-2a.iFunctions and Variables for Symmetrieslemean_betaterns │ │ │ │ │ +maxima.info-2a.iBeta Random Variabletialmake_random_stateFunctiomaxima.info-1r │ │ │ │ │ +Random NumbersVEgnuplot_png_term_commandmaxima.info-1quaGnuplot Optionsgsumsplitfactma.imaxima.info-1entCombinatorial Functions │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Number Theoryner_subxy_scalemaxima.info-1 │ │ │ │ │ +Plotting Optionsfourier_elimgrobmaxima.info-3iscFunctions and Variables for to_poly_solveUniformremove_constvaluein_degrmaxima.info-3a.iFunctions and Variables for ezunits grapquad_qawsext │ │ │ │ │ +maxima.info-1Ai(Functions and Variables for QUADPACKFlowqrange │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for descriptive statisticsxima.ivar_noncentral_chi2nd Vamaxima.info-2rapNoncentral Chi-squared Random Variable.ifloat2bfmaxima.info-1 VaFunctions and Variables for Numberswnesslinear <1>xima.imaxima.info-3RanPackage functsORtaylorinfoxima.imaxima.info-2ionFunctions and Variables for Seriesf_conteval_stringormV │ │ │ │ │ +maxima.info-3ZBIString Processingm Randoout_neighborsLEXmaxima.info-3on Functions and Variables for graphsableN-ytics_secondary_axis2UN │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for drawmean_binomial3/2maxima.info-2 VaBinomial Random Variablectorsion_flagST-maxima.info-2argFunctions and Variables for ctensornd Vahistogram_descriptionED-maxima.info-2a.iFunctions and Variables for statistical graphsAIbimetricmaxima.info-2a.iFunctions and Variables for ctensor lsquellipse │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for drawnticks │ │ │ │ │ +maxima.info-1riaPlotting Optionsprimep_number_of_testsFumaxima.info-2nneFunctions and Variables for Number Theoryor │ │ │ │ │ $MODE_CHECK_WARNP │ │ │ │ │ -Qif true, modedeclare calls error.-* │ │ │ │ │ 0.0)$MODE_CHECK_ERRORPNORMAL │ │ │ │ │ This is an alist of warnings which have been given* │ │ │ │ │ 0.0)*TR-RUNTIME-WARNED*ORMAL │ │ │ │ │ Implementation for $TR_WARNINGS_GETT-POSG18862 │ │ │ │ │ REST-ARGS26753,Smaxima │ │ │ │ │ @@ -36686,103 +36676,97 @@ │ │ │ │ │ plot2d: nothing to plot for ~M.~% │ │ │ │ │ plot2d: parametric plots must include two expressions and an interval │ │ │ │ │ plot2d: wrong interval for parametric plot: ~MPOplot2d │ │ │ │ │ plot2d: all values will be clipped.~% │ │ │ │ │ plot2d: expression evaluates to non-numeric value everywhere in plotting range.~%OEFFP │ │ │ │ │ make_random_state: argument must be a random state object, or true, or false; found: ~S │ │ │ │ │ REST-ARGS31877 │ │ │ │ │ -Root Exponential and Logarithmic Functionsxima.iFunctions and Variables for Listsor diagmaxima.info-3 │ │ │ │ │ --Functions and Variables for graphsables kostka │ │ │ │ │ -maxima.info-2TE │ │ │ │ │ -Functions and Variables for Symmetries.irmxchar │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebraipdf_chi2maxima.info-2 VaChi-squared Random Variable-QUOTclesspignorecubomaxima.info-3phNCharacterso-3 │ │ │ │ │ -maxima.info-2es Functions and Variables for Runtime Environmentnis_planariables maxima.info-3ineFunctions and Variables for graphsnctionnticks <1>ables maxima.info-2p │ │ │ │ │ -Functions and Variables for drawinmc1p │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for itensornd Vaget_edge_weightcmaxima.info-3stiFunctions and Variables for graphst_t-QUstrong_componentsoncentrmaxima.info-3t RFunctions and Variables for graphsxima.iplot2d │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for PlottinghtsEctayvar │ │ │ │ │ -maxima.info-2ionFunctions and Variables for ctensorcase │ │ │ │ │ -usersetunits3 │ │ │ │ │ -,maxima.info-3sinFunctions and Variables for Unitsunctionmode_checkpbles maxima.info-2ingFunctions and Variables for Function Definitionacylindermaxima.info-3E │ │ │ │ │ -Visualization with VTK.ibothcoefmaxima.info-1 VaFunctions and Variables for Polynomialsnprintf │ │ │ │ │ -maxima.info-3rogString Input and Output │ │ │ │ │ -random_digraphTVmaxima.info-3 VaFunctions and Variables for graphsxima.igenindexmaxima.info-2 VaFunctions and Variables for Miscellaneous Optionsunctionresolvante_unitaire Consmaxima.info-2p │ │ │ │ │ -Functions and Variables for Symmetriess kurtosis_fes andmaxima.info-2ra.F Random VariablenerE │ │ │ │ │ -maxima.info-1ionLogical operatorsor grobinprod │ │ │ │ │ -maxima.info-2metFunctions and Variables for Matrices and Linear Algebracstd_exp │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Exponential Random Variable Randvertices_to_cycledge_colmaxima.info-3a.iFunctions and Variables for graphsr grapelliptic_f │ │ │ │ │ -maxima.info-1V │ │ │ │ │ -Functions and Variables for Elliptic Integrals.ikummer_mmaxima.info-2 VaFunctions and Variables for contrib_ode │ │ │ │ │ -maxima.info-3ionString Processingor Seriunderlying_graphmaxima.info-3/ANFunctions and Variables for graphsables endcons │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -/MFunctions and Variables for Lists and Vafactorflagr Evalmaxima.info-1bscFunctions and Variables for Polynomialsac2hypp │ │ │ │ │ -maxima.info-3SK-Convert to Hyperbolic FunctionsEatensimpmaxima.info-2TE │ │ │ │ │ -Functions and Variables for atensornd Vaslength │ │ │ │ │ -maxima.info-3ompString Processingaxima.irevert │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Seriesactorrrinvarianto-3nt?maxima.info-2pamFunctions and Variables for ctensorctiongnuplot_file_nameor drawmaxima.info-2VV │ │ │ │ │ -Functions and Variables for drawdim │ │ │ │ │ -maxima.info-2at │ │ │ │ │ -Functions and Variables for ctensortionsrmdirp │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -,SDirectory operations1 │ │ │ │ │ -,histogram_skylineiables maxima.info-2ineFunctions and Variables for statistical graphsVasmismatchor Serimaxima.info-3p │ │ │ │ │ -String Processingrigonomposfun │ │ │ │ │ -maxima.info-1FunFunctions and Variables for PropertiesETkummer_umaxima.info-2aseFunctions and Variables for contrib_odePpoly_buchberger │ │ │ │ │ -maxima.info-3imaFunctions and Variables for grobnerbles romberg │ │ │ │ │ -maxima.info-3tpuFunctions and Variables for rombergualiznonzeroandfreeofmaxima.info-3riePackage functs.istd_continuous_uniformVamaxima.info-2orlContinuous Uniform Random Variableo-3 │ │ │ │ │ -poly_grobner_memberhhammmaxima.info-3ionFunctions and Variables for grobnerbles gnuplot_commandpmaxima.info-1VALFunctions and Variables for Plottingd Vadeleten │ │ │ │ │ -maxima.info-2rtiFunctions and Variables for ctensorctionBase of natural logarithmelayp │ │ │ │ │ -maxima.info-1L-LFunctions and Variables for ConstantsignSubscript operatoro-3CROmaxima.info-1 VaFunctions and Variables for ListsQUOTE │ │ │ │ │ -mgf1_sha1nameEVAmaxima.info-3,SPOctets and Utilities for Cryptographyt akinvariantTE │ │ │ │ │ -/Emaxima.info-2OP │ │ │ │ │ -Functions and Variables for ctensorbles similaritytransformcdp │ │ │ │ │ -maxima.info-2SUBFunctions and Variables for Matrices and Linear Algebrae%iargs │ │ │ │ │ -maxima.info-1 /HOptions Controlling Simplificationy_solvgauss_b │ │ │ │ │ -maxima.info-2athFunctions and Variables for contrib_ode cequal │ │ │ │ │ -maxima.info-3 <1Charactersxima.ipresuperscriptonmaxima.info-1es Functions and Variables for Display-2BUGbessel_ymaxima.info-1es Bessel Functionsigeodesic_coordsmaxima.info-2TVVFunctions and Variables for itensorph_orbessel_simplifyimaxima.info-2ionFunctions and Variables for contrib_odelkill0p │ │ │ │ │ -maxima.info-1R │ │ │ │ │ -Functions and Variables for Command Linesetify │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -+ Functions and Variables for Setsset_alt_displayimaxima.info-2ROGFunctions and Variables for alt-displayreval_string_lispmaxima.info-1a.iFunctions and Variables for Command Linevar_negative_binomialionmaxima.info-2es Negative Binomial Random Variableaxima.irootsepsilonactemaxima.info-1polFunctions and Variables for Equations Vapdf_gumbelr Matrmaxima.info-2ar Gumbel Random Variable.ilreplacemaxima.info-3onsFunctions and Variables for Quantum_Computingionedgesp │ │ │ │ │ -maxima.info-3eilFunctions and Variables for graphsnction%i │ │ │ │ │ -maxima.info-1rawFunctions and Variables for Constantsariprefix │ │ │ │ │ -maxima.info-1a.iUser defined operatorsVaratexpand <1>eilmaxima.info-1matFunctions and Variables for Polynomialsaerfflag │ │ │ │ │ -maxima.info-1andFunctions and Variables for IntegrationEdenomp │ │ │ │ │ -maxima.info-1es Functions and Variables for Polynomialsigentranoptnctionmaxima.info-3es Gentran Option Variableserror <1>unctionmaxima.info-2,SEFunctions and Variables for Program Flowgnuplot_term1 │ │ │ │ │ -/$maxima.info-1eraGnuplot Optionsbplotdf │ │ │ │ │ -maxima.info-1F │ │ │ │ │ -Functions for numerical solution of differential equations> │ │ │ │ │ --QUOsdowncasefo-2ROGmaxima.info-3 VaString Processingfactorslegendre_qxima.imaxima.info-3ionFunctions and Variables for orthogonal polynomialso-2/$TtrigexpandplusVamaxima.info-1uncExplicit Simplifications Using Identitiesfo-3ABLrombergtoland Vamaxima.info-3rapFunctions and Variables for rombergctioncfexpandmaxima.info-2ineFunctions and Variables for Number Theoryunctiontanh0p │ │ │ │ │ -maxima.info-1ispTrigonometric and Hyperbolic Functionsonscalefactorsles maxima.info-2ns │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebrawlowercaseprg0p │ │ │ │ │ -maxima.info-3296Charactersfor Coatan2p │ │ │ │ │ +Root Exponential and Logarithmic Functionsxima.iFunctions and Variables for Listsor diagedge_partition │ │ │ │ │ +-maxima.info-3ETVFunctions and Variables for graphsxima.imaxima.info-2ge Functions and Variables for Symmetries │ │ │ │ │ +-rmxchar │ │ │ │ │ +maxima.info-2es Functions and Variables for Matrices and Linear AlgebraTpdf_chi2maxima.info-2es Chi-squared Random Variablell_rhclesspignoreedromaxima.info-3a.iCharactersnctionsstatus │ │ │ │ │ +maxima.info-2rapFunctions and Variables for Runtime Environmentais_planaror Commmaxima.info-3ce_Functions and Variables for graphsand Vanticks <1>r drawmaxima.info-2a.iFunctions and Variables for drawinmc1p │ │ │ │ │ +maxima.info-2p │ │ │ │ │ +Functions and Variables for itensorbles get_edge_weight maxima.info-3G │ │ │ │ │ +Functions and Variables for graphsxima.istrong_componentsl Studemaxima.info-3 VaFunctions and Variables for graphso-1ARGplot2d │ │ │ │ │ +maxima.info-1es Functions and Variables for Plottingma.ictayvar │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for ctensorima.iusersetunitsng Pmaxima.info-3E │ │ │ │ │ +Functions and Variables for Units and Vamode_checkp itenmaxima.info-2x_dFunctions and Variables for Function Definition cylindermaxima.info-3umbVisualization with VTK │ │ │ │ │ +bothcoefmaxima.info-1eE │ │ │ │ │ +Functions and Variables for Polynomialsaprintf │ │ │ │ │ +maxima.info-3lowString Input and Outputirandom_digraphonmaxima.info-3es Functions and Variables for graphso-3K_Agenindexmaxima.info-2es Functions and Variables for Miscellaneous Options and Varesolvante_unitairets │ │ │ │ │ +lemaxima.info-2a.iFunctions and Variables for Symmetriestrkurtosis_finear maxima.info-2redF Random Variableaxima.iand │ │ │ │ │ +maxima.info-1 VaLogical operatorserER-BRinprod │ │ │ │ │ +maxima.info-2CE_Functions and Variables for Matrices and Linear Algebrasstd_exp │ │ │ │ │ +maxima.info-2a.iExponential Random VariableVariavertices_to_cycleringDEBmaxima.info-3/TRFunctions and Variables for graphsBREAK_elliptic_fxima.imaxima.info-1geoFunctions and Variables for Elliptic IntegralsETkummer_mmaxima.info-2es Functions and Variables for contrib_odeisremove │ │ │ │ │ +maxima.info-3 VaString ProcessingsTE │ │ │ │ │ +/Punderlying_graphmaxima.info-3a.iFunctions and Variables for graphsr lineendcons │ │ │ │ │ maxima.info-1p │ │ │ │ │ -Trigonometric and Hyperbolic Functionsncchaosgamehebyshemaxima.info-3a.iGraphical analysis of discrete dynamical systemsparg0p │ │ │ │ │ -maxima.info-3impFunctions and Variables for to_poly_solveor Ruleperm_decomprns │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -,Functions and Variables for Combinatoricssciip │ │ │ │ │ -maxima.info-1ctePlotting Optionsratweyl │ │ │ │ │ -maxima.info-2MICFunctions and Variables for ctensoricatiabsboxcharnsteinmaxima.info-1O-TFunctions and Variables for Display │ │ │ │ │ -,MFlinewidthrreMICRmaxima.info-3-SEVisualization with VTKs pdf_bernoullil pmaxima.info-2E │ │ │ │ │ -Bernoulli Random Variablefo-3 │ │ │ │ │ -,Srename_filend Vamaxima.info-3ineFile operationsEtr_warnings_gettmaxima.info-2a.iFunctions and Variables for Function Definition multibernstein_polyima.imaxima.info-2ionFunctions and Variables for BernsteinE! │ │ │ │ │ -list_correlationsisualizmaxima.info-2K$RFunctions and Variables for descriptive statisticsables tr_warn_modeLLS maxima.info-2ionFunctions and Variables for Function Definition │ │ │ │ │ -maxima.info-1ionTrigonometric and Hyperbolic Functions-Qfrucht_graphma.imaxima.info-3ionFunctions and Variables for graphsitionGairy_bi │ │ │ │ │ -maxima.info-1,SEAiry FunctionsVakurtosis_binomialtriesFSmaxima.info-2 │ │ │ │ │ -/MBinomial Random Variablecontrib_odeableAmaxima.info-2a.iFunctions and Variables for contrib_odefzerobernmaxima.info-2el_Functions and Variables for Number Theoryraph_unGreater thanma.imaxima.info-1ionRelational operatorsgrap%gamma │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Constantsinecomplex │ │ │ │ │ -maxima.info-1emaFunctions and Variables for PropertiesVapoly_gcdmaxima.info-3UE │ │ │ │ │ -Functions and Variables for grobnernd Vaund │ │ │ │ │ -maxima.info-1nviFunctions and Variables for Constantsionpdf_geometrices maxima.info-2t2 │ │ │ │ │ -Geometric Random Variable and Vaqdisplaymaxima.info-3e, Functions and Variables for Quantum_Computingm Vplotepsilonintremaxima.info-1a.iPlotting Optionssplice │ │ │ │ │ -maxima.info-2strMacros │ │ │ │ │ -opsubst <1>ION │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --BFunctions and Variables for opsubstima.iskewness_general_finite_discretemaxima.info-2uncGeneral Finite Discrete Random Variablentr_warn_undefined_variableptive maxima.info-2/$TFunctions and Variables for Function Definition var_normalmials │ │ │ │ │ +Functions and Variables for Listsiables factorflagtionTEmaxima.info-1y wFunctions and Variables for Polynomials c2hypp │ │ │ │ │ +maxima.info-3tegConvert to Hyperbolic Functionstatensimpmaxima.info-2ureFunctions and Variables for atensorbles slength │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +String Processingfo-1 │ │ │ │ │ +/Arevert │ │ │ │ │ +maxima.info-2es Functions and Variables for Seriesxima.irinvariantckage maxima.info-2_siFunctions and Variables for ctensornd Vagnuplot_file_nametirlingmaxima.info-2a.iFunctions and Variables for drawdim │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for ctensoring Irmdirp │ │ │ │ │ +maxima.info-3s │ │ │ │ │ +Directory operationstionhistogram_skylineor Commmaxima.info-2r_lFunctions and Variables for statistical graphss smismatchsTE │ │ │ │ │ +/maxima.info-3a.iString Processingtric anposfun │ │ │ │ │ +maxima.info-1sETFunctions and Variables for PropertiesRakummer_umaxima.info-2ligFunctions and Variables for contrib_odenpoly_buchbergerpmaxima.info-3a.iFunctions and Variables for grobner Fileromberg │ │ │ │ │ +maxima.info-3/TRFunctions and Variables for rombergon winonzeroandfreeofmaxima.info-3AL-Package functs │ │ │ │ │ +std_continuous_uniforms maxima.info-2 │ │ │ │ │ +-QContinuous Uniform Random Variablele opepoly_grobner_membermax_imaxima.info-3a.iFunctions and Variables for grobner orthgnuplot_commandamaxima.info-1os │ │ │ │ │ +Functions and Variables for Plottingles deleten │ │ │ │ │ +maxima.info-2axeFunctions and Variables for ctensornd VaBase of natural logarithmaxima.imaxima.info-1ionFunctions and Variables for ConstantsnkBSubscript operatornctionmaxima.info-1es Functions and Variables for Listsoad_patmgf1_sha1axima.imaxima.info-3ionOctets and Utilities for Cryptographytpukinvariantteinstmaxima.info-2a.iFunctions and Variables for ctensor ctensimilaritytransformima.imaxima.info-2ionFunctions and Variables for Matrices and Linear Algebrag%iargs │ │ │ │ │ +maxima.info-1ionOptions Controlling SimplificationOTE │ │ │ │ │ +/gauss_b │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for contrib_odepcequal │ │ │ │ │ +maxima.info-3E │ │ │ │ │ + Characterso-2-QUpresuperscriptVamaxima.info-1rawFunctions and Variables for Displayctionbessel_ymaxima.info-1untBessel Functionsigeodesic_coordsmaxima.info-2ionFunctions and Variables for itensor │ │ │ │ │ +bessel_simplifydmaxima.info-2 VaFunctions and Variables for contrib_ode │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Command Linesetify │ │ │ │ │ +maxima.info-2itiFunctions and Variables for Setsset_alt_displayimaxima.info-2ionFunctions and Variables for alt-display_eval_string_lispmaxima.info-1LUEFunctions and Variables for Command Linevar_negative_binomial Vamaxima.info-2tenNegative Binomial Random Variablefo-3AX_rootsepsilonTPROmaxima.info-1$TRFunctions and Variables for Equationses pdf_gumbeles andmaxima.info-2raLGumbel Random Variable │ │ │ │ │ +lreplacemaxima.info-3ifiFunctions and Variables for Quantum_Computing Vaedgesp │ │ │ │ │ +maxima.info-3r │ │ │ │ │ +/Functions and Variables for graphsand Va%i │ │ │ │ │ +maxima.info-1etaFunctions and Variables for ConstantsENTprefix │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +-QUser defined operatorss ratexpand <1>r,Mmaxima.info-1 │ │ │ │ │ +Functions and Variables for Polynomials erfflag │ │ │ │ │ +maxima.info-1ar Functions and Variables for Integrationndenomp │ │ │ │ │ +maxima.info-1tenFunctions and Variables for PolynomialsLgentranoptand Vamaxima.info-3rawGentran Option Variableserror <1> for Numaxima.info-2 fuFunctions and Variables for Program Flowgnuplot_termgnmemaxima.info-1ETVGnuplot Options │ │ │ │ │ +maxima.info-1ionFunctions for numerical solution of differential equationsxima.isdowncaseunctionmaxima.info-3es String ProcessingmT* │ │ │ │ │ +,legendre_qo-1TE │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for orthogonal polynomialsnctiontrigexpandpluss maxima.info-1DefExplicit Simplifications Using Identitiesunctionrombergtolables maxima.info-3 │ │ │ │ │ +Functions and Variables for rombergnd Vacfexpandmaxima.info-2ebrFunctions and Variables for Number Theory and Vatanh0p │ │ │ │ │ +maxima.info-1TIOTrigonometric and Hyperbolic FunctionsVascalefactorsExprmaxima.info-2ot │ │ │ │ │ +Functions and Variables for Matrices and Linear Algebra │ │ │ │ │ +lowercasepxima.imaxima.info-3ionCharacterslex Nuatan2p │ │ │ │ │ +maxima.info-1a.iTrigonometric and Hyperbolic FunctionsTVchaosgame_uUOTE │ │ │ │ │ +maxima.info-3,MFGraphical analysis of discrete dynamical systemsparg0p │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for to_poly_solve and Paperm_decompor <2maxima.info-2a.iFunctions and Variables for Combinatoricsaxima.iz │ │ │ │ │ +maxima.info-1RO-Plotting Optionsratweyl │ │ │ │ │ +maxima.info-2ionFunctions and Variables for ctensorSETVVabsboxcharxima.imaxima.info-1ionFunctions and Variables for Display_lagulinewidthaxima.imaxima.info-3ionVisualization with VTKthpdf_bernoullimiamaxima.info-2nblBernoulli Random Variableunctionrename_filebles maxima.info-3ebrFile operationsetr_warnings_getImaxima.info-2MFSFunctions and Variables for Function Definitionemultibernstein_poly-2VV │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Bernsteina.ilist_correlationstion wimaxima.info-2_grFunctions and Variables for descriptive statisticsr graptr_warn_modecal maxima.info-2a.iFunctions and Variables for Function Definitioniatan0p │ │ │ │ │ +maxima.info-1 VaTrigonometric and Hyperbolic Functions │ │ │ │ │ +frucht_graph2 │ │ │ │ │ + /maxima.info-3 VaFunctions and Variables for graphsodrac │ │ │ │ │ +maxima.info-1ionAiry Functionss kurtosis_binomialdf_poismaxima.info-2a.iBinomial Random Variablecontrib_ode │ │ │ │ │ +maxima.info-2PROFunctions and Variables for contrib_odetzerobernmaxima.info-2 │ │ │ │ │ +-BFunctions and Variables for Number TheoryonRUNTIGreater than3 │ │ │ │ │ +-maxima.info-1 VaRelational operatorsTIME%gamma │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Constantsebrcomplex │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +-Functions and Variables for Propertiess poly_gcdmaxima.info-3p │ │ │ │ │ +Functions and Variables for grobnerbles und │ │ │ │ │ +maxima.info-1ntEFunctions and Variables for Constants Vapdf_geometriciagmaxima.info-2a.iGeometric Random Variableiables qdisplaymaxima.info-3oisFunctions and Variables for Quantum_Computinglesplotepsiloned frmaxima.info-1 fiPlotting Optionssplice │ │ │ │ │ +maxima.info-2utpMacros │ │ │ │ │ +opsubst <1>ima.imaxima.info-3g IFunctions and Variables for opsubst-1MERskewness_general_finite_discretemaxima.info-2RUNGeneral Finite Discrete Random Variableatr_warn_undefined_variableatistimaxima.info-2p │ │ │ │ │ +Functions and Variables for Function Definitionyxlabel │ │ │ │ │ limit: variable must be a symbol or subscripted symbol; found: ~M │ │ │ │ │ limit: third argument must be a finite value or one of: inf, minf, infinity; found: ~M< │ │ │ │ │ limit: direction must be either 'plus' or 'minus'; found: ~M │ │ │ │ │ Implementation for $LAPLACE │ │ │ │ │ ~M: expected exactly ~M arguments but got ~M: ~MTRIGSWITCHR │ │ │ │ │ VBROKEN-NOT-FREEOF │ │ │ │ │ /MANTISSA │ │ │ │ │ @@ -37440,94 +37424,91 @@ │ │ │ │ │ ~M: Cannot numerically evaluate ~M at ~Mbinary-gcl/numerical/slatec/dqk21.o │ │ │ │ │ ~M: Variable of integration not a variable: ~M/n$CONTROLDISPLAYP%y5 │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dqk51.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dqk21.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dqk61.lisp │ │ │ │ │ binary-gcl/numerical/slatec/dqk51.o │ │ │ │ │ binary-gcl/numerical/slatec/dqk61.o │ │ │ │ │ -nonnegative_lp.imaxima.info-3l FFunctions and Variables for simplexctionnum_distinct_partitionspmaxima.info-2OBIFunctions and Variables for Setsmaxima.info-3 VaString Input and OutputIsavedef │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Function Definition1float_precisionimaxima.info-1ionFunctions and Variables for NumberstionNantidiffmaxima.info-1 │ │ │ │ │ -1Functions and Variables for Differentiation Funcsumcontracttion,maxima.info-2UOTFunctions and Variables for Sums and Productsrawvar_exp │ │ │ │ │ -maxima.info-2a.iExponential Random Variablebles versP │ │ │ │ │ -maxima.info-31SIPackage functs1Mannuity_fvand Vamaxima.info-3lt-Functions and Variables for financectionhankel_1maxima.info-1nteBessel Functionsinteger_partitionsxima.imaxima.info-2iveFunctions and Variables for Setsrandom_noncentral_student_tctionmaxima.info-2es Noncentral Student's t Random Variable.istd_student_tan maxima.info-2lesStudent's t Random Variableima.ilinel │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Displayint │ │ │ │ │ -transrunmaxima.info-2ionFunctions and Variables for Function DefinitionTpdf_f │ │ │ │ │ -maxima.info-2ionF Random Variableor ElliAssignment operatordelbrmaxima.info-1a.iAssignment operatorsfor dgeev │ │ │ │ │ -maxima.info-3s │ │ │ │ │ -Functions and Variables for lapack VTKE_multi_elemaretoPmaxima.info-2 │ │ │ │ │ -Functions and Variables for Symmetries.ipolyfactornctionmaxima.info-1es Functions and Variables for Equations │ │ │ │ │ -maxima.info-3es Directory operationsTE │ │ │ │ │ -axis_leftt_dividmaxima.info-2a.iFunctions and Variables for drawlistaritherTION │ │ │ │ │ -maxima.info-1rixFunctions and Variables for Listsiables fifth │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Lists and Vaninth │ │ │ │ │ -maxima.info-1ineFunctions and Variables for Listsfo-2NCTput │ │ │ │ │ -maxima.info-1ndoFunctions and Variables for Properties.isample │ │ │ │ │ -maxima.info-1 VaPlotting Optionssixth │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Listsemsym │ │ │ │ │ -zn_add_table2MFSmaxima.info-2 VaFunctions and Variables for Number Theoryaxima.iflushnd │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for itensoroatp │ │ │ │ │ -resolvante_produit_symonmaxima.info-2es Functions and Variables for SymmetriesAKgrobner_basisIMPmaxima.info-2 VaFunctions and Variables for Affinexima.ipostsuperscriptnmaxima.info-1es Functions and Variables for Display-2942Gosper_in_Zeilbergerles maxima.info-3tioFunctions and Variables for zeilbergernswc_systematicST*maxima.info-3AKEFunctions and Variables for wrstcses andquantile_continuous_uniform_termmaxima.info-2a.iContinuous Uniform Random VariableraphOPclinelenmaxima.info-3ionGentran Option Variablespoint_typest_varmaxima.info-1a.iPlotting Optionswith_stdoutbles maxima.info-1IC_Functions and Variables for File Input and Outputiables ratvars │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Polynomialseletrat │ │ │ │ │ -maxima.info-2OTEFunctions and Variables for Rules and Patterns Vli │ │ │ │ │ -maxima.info-1MAKRoot Exponential and Logarithmic Functionsr linehorner │ │ │ │ │ -maxima.info-1m_lFunctions for numerical solution of equationsleIexpintegral_esahmaxima.info-1TICExponential IntegralsionrealP │ │ │ │ │ -maxima.info-1rapFunctions and Variables for Properties │ │ │ │ │ -poly_grobner_subsetples maxima.info-3t aFunctions and Variables for grobnerima.ivar_discrete_uniformd Vamaxima.info-2rapDiscrete Uniform Random Variablemin_degreeo-2 │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for graphsxima.inextP │ │ │ │ │ -maxima.info-2 NuFunctions and Variables for Program Flowgenstmtnounctionmaxima.info-3es Gentran Option Variablesis_sconnected279maxima.info-3 VaFunctions and Variables for graphsnecharscatterplot_descriptionnmaxima.info-2es Functions and Variables for statistical graphs-Cskewness_beta Vamaxima.info-2rapBeta Random Variableedrovalues │ │ │ │ │ -maxima.info-11ARFunctions and Variables for Command Linecdf_continuous_uniformSLmaxima.info-2sinContinuous Uniform Random Variableo-3C_Erandom_normalsinmaxima.info-2forNormal Random Variableoncolorboxmaxima.info-2ineFunctions and Variables for drawopena_binarytionmaxima.info-3es Functions and Variables for binary input and outputctiongnuplot_file_argsor Propmaxima.info-1an_Functions and Variables for Plottingr GeacscP │ │ │ │ │ -maxima.info-1UOTTrigonometric and Hyperbolic Functionss plsquaresnatoricmaxima.info-3 │ │ │ │ │ -Functions and Variables for lsquaresles unknown │ │ │ │ │ -maxima.info-1LIPFunctions and Variables for PredicatesC_factorial_expandmaxima.info-1elpCombinatorial Functionsiis_connectedtionmaxima.info-3es Functions and Variables for graphsxima.ilassociativetionmaxima.info-1es Functions and Variables for Simplificationand Va%or │ │ │ │ │ -maxima.info-3FLAFunctions and Variables for to_poly_solvectionsEfind_root_rela.imaxima.info-1ingFunctions for numerical solution of equationsionldefint │ │ │ │ │ -maxima.info-1impFunctions and Variables for Integration │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Structures │ │ │ │ │ -fundamental_unitsunctionmaxima.info-3es Functions and Variables for ezunits-1EVEperms_lex for numaxima.info-2ionFunctions and Variables for Combinatoricseta Ranscsimp │ │ │ │ │ -maxima.info-11 │ │ │ │ │ -Functions and Variables for Simplificationr Ruleerf_generalized1maxima.info-1a.iError Functiononcdf_cauchyables maxima.info-2atiCauchy Random Variablestfeaturepmaxima.info-1ionFunctions and Variables for Propertiesndcharat │ │ │ │ │ +nonnegative_lp.imaxima.info-3l FFunctions and Variables for simplexctionnum_distinct_partitionspmaxima.info-2OBIFunctions and Variables for Setsopenr │ │ │ │ │ +maxima.info-3es String Input and Outputtsavedef │ │ │ │ │ +maxima.info-2LUSFunctions and Variables for Function Definition │ │ │ │ │ +float_precision │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Numbersoptimantidiffmaxima.info-1a.iFunctions and Variables for Differentiationn Defsumcontractw_renmaxima.info-2a.iFunctions and Variables for Sums and Productse_svar_exp │ │ │ │ │ +maxima.info-2P │ │ │ │ │ +Exponential Random Variable drawversP │ │ │ │ │ +maxima.info-3a.iPackage functsonannuity_fvables maxima.info-3ay1Functions and Variables for financend Vahankel_1maxima.info-1MESBessel Functionsinteger_partitionso-2 │ │ │ │ │ +1Rmaxima.info-2miaFunctions and Variables for Setsrandom_noncentral_student_tnd Vamaxima.info-2ymmNoncentral Student's t Random VariableACstd_student_tn Vmaxima.info-2dwrStudent's t Random Variable-1ACOlinel │ │ │ │ │ +maxima.info-1es Functions and Variables for Displayima.itransrunmaxima.info-2 VaFunctions and Variables for Function Definitionipdf_f │ │ │ │ │ +maxima.info-2 VaF Random Variabletic IntAssignment operatorset │ │ │ │ │ +maxima.info-11SIAssignment operatorslex dgeev │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for lapackrtosismulti_elemxima.imaxima.info-2o RFunctions and Variables for SymmetriesPLpolyfactorand Vamaxima.info-1ommFunctions and Variables for Equationsionchdir │ │ │ │ │ +maxima.info-3ourDirectory operations_exaaxis_left │ │ │ │ │ +,SPUmaxima.info-2E │ │ │ │ │ +Functions and Variables for drawlistarithdjacencmaxima.info-1a.iFunctions and Variables for Listsor grapfifth │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +-QFunctions and Variables for Listsiables ninth │ │ │ │ │ +maxima.info-1conFunctions and Variables for Listsontinuoput │ │ │ │ │ +maxima.info-1iabFunctions and Variables for PropertiesQUsample │ │ │ │ │ +maxima.info-1es Plotting Optionssixth │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +J Functions and Variables for Listsaxima.izn_add_tabletionmaxima.info-2es Functions and Variables for Number Theoryfo-1ly flushnd │ │ │ │ │ +maxima.info-2es Functions and Variables for itensorima.iresolvante_produit_symVamaxima.info-2umbFunctions and Variables for Symmetries.igrobner_basisionmaxima.info-2es Functions and Variables for Affineo-1RO*postsuperscriptamaxima.info-1istFunctions and Variables for DisplayctionGosper_in_ZeilbergerSetsmaxima.info-3o $Functions and Variables for zeilbergerrowc_systematica.imaxima.info-3ionFunctions and Variables for wrstcsenear quantile_continuous_uniformmmandmaxima.info-2 │ │ │ │ │ +1EContinuous Uniform Random Variablexima.iclinelenmaxima.info-3 VaGentran Option Variablespoint_typenceTPRmaxima.info-11$MPlotting Optionswith_stdout statmaxima.info-1 <1Functions and Variables for File Input and Outputor drawratvars │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Polynomialsaletrat │ │ │ │ │ +maxima.info-2aplFunctions and Variables for Rules and PatternseMli │ │ │ │ │ +maxima.info-1a.iRoot Exponential and Logarithmic Functionsalgebrhorner │ │ │ │ │ +maxima.info-1ePUFunctions for numerical solution of equationsateexpintegral_e_grmaxima.info-1a.iExponential Integrals VarealP │ │ │ │ │ +maxima.info-11MAFunctions and Variables for Propertiesonpoly_grobner_subsetpFilemaxima.info-3tpuFunctions and Variables for grobner-3UOTvar_discrete_uniformles maxima.info-2TE!Discrete Uniform Random Variablemin_degreenctionmaxima.info-3es Functions and Variables for graphso-1E-InextP │ │ │ │ │ +maxima.info-2UOTFunctions and Variables for Program Flowgenstmtno and Vamaxima.info-3rapGentran Option Variablesis_sconnectedionmaxima.info-3es Functions and Variables for graphsxima.iscatterplot_descriptionamaxima.info-2ommFunctions and Variables for statistical graphsonskewness_betaes maxima.info-2MAKBeta Random Variableaph │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Command Linecdf_continuous_uniform Pmaxima.info-2PUTContinuous Uniform Random Variablering Prandom_normalPTImaxima.info-2a.iNormal Random VariableVacolorboxmaxima.info-2ebrFunctions and Variables for drawopena_binaryd Vamaxima.info-3rogFunctions and Variables for binary input and outputnd Vagnuplot_file_argsrties │ │ │ │ │ +maxima.info-1MEXFunctions and Variables for Plottingn │ │ │ │ │ +maxima.info-1a.iTrigonometric and Hyperbolic FunctionsmbplsquaresLIPTIC_maxima.info-3a.iFunctions and Variables for lsquaresDiffunknown │ │ │ │ │ +maxima.info-1t_fFunctions and Variables for Predicatesonfactorial_expandmaxima.info-1quiCombinatorial FunctionsEis_connectedd Vamaxima.info-3redFunctions and Variables for graphso-2 │ │ │ │ │ +lassociatived Vamaxima.info-1rawFunctions and Variables for Simplificationables %or │ │ │ │ │ +maxima.info-3ialFunctions and Variables for to_poly_solveevels │ │ │ │ │ +find_root_relOP │ │ │ │ │ +maxima.info-1onsFunctions for numerical solution of equations Valdefint │ │ │ │ │ +maxima.info-1atiFunctions and Variables for Integrationi@ │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Structures.ifundamental_units and Vamaxima.info-3inaFunctions and Variables for ezunitsctionperms_lexerical maxima.info-2quaFunctions and Variables for Combinatoricsom Variscsimp │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Simplificationand Paerf_generalized │ │ │ │ │ +maxima.info-1OP │ │ │ │ │ +Error FunctionVacdf_cauchyr Simpmaxima.info-2QUOCauchy Random Variable.ifeaturepmaxima.info-1 VaFunctions and Variables for Propertiest │ │ │ │ │ +maxima.info-3a.iString Processing and Valiteral │ │ │ │ │ maxima.info-3MP │ │ │ │ │ -String Processingunctionliteral │ │ │ │ │ -maxima.info-3ictGentran Evaluation Formsmonomial_dimensions-21%Jmaxima.info-2 VaFunctions and Variables for Affineo-1BI_pdf_binomiald Vamaxima.info-2actBinomial Random Variableyv_grid │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawintanalysisima.imaxima.info-1 anFunctions and Variables for IntegrationirankP │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -bigfloat_bitsandmaxima.info-1JACFunctions and Variables for Numbersnd Vapoly_grobner_debug1SIMP maxima.info-3IMPFunctions and Variables for grobnerbles sublist │ │ │ │ │ -maxima.info-1onsFunctions and Variables for Lists and Vamax_independent_set1M │ │ │ │ │ -maxima.info-3l │ │ │ │ │ -Functions and Variables for graphsiablePsetcheckbreak │ │ │ │ │ -1%maxima.info-2QUOFunctions and Variables for DebuggingcalGolden meanst_nemaxima.info-1izeFunctions and Variables for Constants Vabfhzeta │ │ │ │ │ -maxima.info-21M Functions and Variables for Number Theoryordan │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Program Flowbdiscr │ │ │ │ │ -maxima.info-1ionFunctions and Variables for algebraic extensionsassume_pos_predimaxima.info-1ionFunctions and Variables for Factsarbage_describemaxima.info-1U │ │ │ │ │ -Functions and Variables for Helpcauchysumaxima.imaxima.info-2ionFunctions and Variables for SeriesbsP │ │ │ │ │ -nonegative_lpMPLmaxima.info-3 CoFunctions and Variables for simplexima.ideclare_index_properties <1>blesmaxima.info-1PT │ │ │ │ │ -Functions and Variables for Displaybles f90 │ │ │ │ │ -maxima.info-3ermPackage f90ima.ifreshlineunctionmaxima.info-3es String Input and Outputctrigreducedent_tmaxima.info-1OP │ │ │ │ │ -Explicit Simplifications Using Identitiesrbit │ │ │ │ │ -sinvertcase-2 │ │ │ │ │ -maxima.info-3 VaString ProcessingtriesOB%m │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -1Hypergeometric Functionssetval │ │ │ │ │ -maxima.info-2ernFunctions and Variables for Debuggingionzaxis_colorbles maxima.info-2on │ │ │ │ │ -Functions and Variables for drawcharfun │ │ │ │ │ -maxima.info-1es Functions and Variables for Predicates.ipoly_ideal_saturation1Vamaxima.info-3ernFunctions and Variables for grobnerima.iskewness_binomial and Vamaxima.info-2inaBinomial Random Variablequantile_geometricnctionmaxima.info-2es Geometric Random Variableeo_annufalse │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -1UFunctions and Variables for ConstantsMP ztics │ │ │ │ │ -maxima.info-1a.iPlotting OptionsModeMatrixables maxima.info-2r │ │ │ │ │ -Functions and Variables for diagfresnel_sayleighmaxima.info-1bleError FunctionPTpdf_exp │ │ │ │ │ -maxima.info-2ionExponential Random Variablety_gr%union <1>xima.imaxima.info-3ionFunctions and Variables for to_poly_solveaxima.ihamilton_cycleonmaxima.info-3es Functions and Variables for graphso-2P │ │ │ │ │ -alphacharpand Vamaxima.info-3uleCharacterserns1Mrsetq │ │ │ │ │ -maxima.info-3P │ │ │ │ │ -Gentran Evaluation Formsperm_lex_nextablmaxima.info-2f │ │ │ │ │ -Functions and Variables for Combinatoricsor itenassoc │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -1SFunctions and Variables for ListsiableCNlocal │ │ │ │ │ -maxima.info-2EXPFunctions and Variables for Function DefinitionUtellsimpafterE │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --QFunctions and Variables for Rules and Patterns_avar_gumbelxima.imaxima.info-2ionGumbel Random VariabletrlogexpandLinear maxima.info-1 │ │ │ │ │ -maxima.info-1uncedge_partition │ │ │ │ │ +Gentran Evaluation Formsmonomial_dimensionsctionmaxima.info-2es Functions and Variables for Affinenctionpdf_binomialles maxima.info-2 │ │ │ │ │ +1Binomial Random Variableyv_grid │ │ │ │ │ +maxima.info-2es Functions and Variables for drawintanalysis-11SImaxima.info-1torFunctions and Variables for Integration │ │ │ │ │ +maxima.info-2es Functions and Variables for Matrices and Linear Algebraabigfloat_bitsriamaxima.info-1se │ │ │ │ │ +Functions and Variables for Numbersbles poly_grobner_debuglitfiemaxima.info-3a.iFunctions and Variables for grobner algesublist │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Listsiables max_independent_setdom_wmaxima.info-3a.iFunctions and Variables for graphsolutiosetcheckbreaka.imaxima.info-2icaFunctions and Variables for DebuggingemsGolden meanive_nmaxima.info-1at │ │ │ │ │ +Functions and Variables for Constantses bfhzeta │ │ │ │ │ +maxima.info-2m │ │ │ │ │ +Functions and Variables for Number Theoryaxima.imapatom │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Program Flowbdiscr │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for algebraic extensionsassume_pos_pred1maxima.info-1 VaFunctions and Variables for FactsollectIdescribemaxima.info-1ge Functions and Variables for Helpcauchysumfo-1EGRmaxima.info-2 VaFunctions and Variables for Seriesxima.inonegative_lpionmaxima.info-3 NuFunctions and Variables for simplex-3LUSdeclare_index_properties <1>ndrimaxima.info-1a.iFunctions and Variables for Display drawf90 │ │ │ │ │ +maxima.info-31SIPackage f90-3I_Sfreshline and Vamaxima.info-3robString Input and Outputstrigreducexima.imaxima.info-1ntrExplicit Simplifications Using Identitiesaxima.isinvertcasectionmaxima.info-3es String Processingernstei%m │ │ │ │ │ +maxima.info-1a.iHypergeometric Functionssetval │ │ │ │ │ +maxima.info-2COBFunctions and Variables for Debugging Vazaxis_color Intemaxima.info-2appFunctions and Variables for drawcharfun │ │ │ │ │ +maxima.info-1rraFunctions and Variables for Predicates │ │ │ │ │ +poly_ideal_saturation1s maxima.info-3 │ │ │ │ │ +1Functions and Variables for grobner-3LUSskewness_binomialiables maxima.info-21RABinomial Random Variablequantile_geometricand Vamaxima.info-2iffGeometric Random Variablety_pvRAfalse │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Constantsergztics │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +1Plotting OptionsModeMatrixr zeilmaxima.info-2essFunctions and Variables for diagfresnel_sRandom maxima.info-1secError Function.ipdf_exp │ │ │ │ │ +maxima.info-2 VaExponential Random Variable │ │ │ │ │ +1SIM%union <1>o-3COBmaxima.info-3 VaFunctions and Variables for to_poly_solvefo-2TE │ │ │ │ │ +hamilton_cycleVamaxima.info-3tenFunctions and Variables for graphsnctionalphacharpables maxima.info-3 PaCharactersewnessrsetq │ │ │ │ │ +maxima.info-3a.iGentran Evaluation Formsperm_lex_nextQUOmaxima.info-2a.iFunctions and Variables for Combinatoricsor │ │ │ │ │ +1SIassoc │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Listsxpop │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Function Definitionxtellsimpaftera.imaxima.info-2 anFunctions and Variables for Rules and Patterns1Mvar_gumbelo-2 │ │ │ │ │ +1maxima.info-2 VaGumbel Random VariablendlogexpandlgebraBmaxima.info-1a.isecond │ │ │ │ │ +maxima.info-1UOTkostka │ │ │ │ │ *WHITESPACE-CHARS* │ │ │ │ │ Exponents larger than this (in absolute value) will use the fast │ │ │ │ │ conversion instead of the accurate conversion$FAST_BFLOAT_THRESHOLD │ │ │ │ │ If T, report the syntax error details from all sources; otherwise, only report details from standard-input.G │ │ │ │ │ $REPORT_SYNERR_INFOG │ │ │ │ │ $BESSELEXPAND │ │ │ │ │ When $output_format_for_help is set, this function validates the │ │ │ │ │ @@ -37535,229 +37516,92 @@ │ │ │ │ │ the help item in the specified format. │ │ │ │ │ $BESSEL_REDUCE │ │ │ │ │ Causes factors of products to be separated by * when displayed. │ │ │ │ │ $STARDISP │ │ │ │ │ $EXPTDISPFLAG │ │ │ │ │ Use fast, but possibly inaccurate conversionm │ │ │ │ │ $NEGSUMDISPFLAG │ │ │ │ │ -maxima.info-3patIntroduction to Polynomialsild/rmaxima.info-1athIntroduction to statsbinmaxima.info-3WerIntroduction to QUADPACKmaxima.info-1ileIntroduction to descriptiveible-maxima.info-214=Gnuplot Optionscmaxima.info-1staIntroduction to simplificationWemaxima.info-3ecuWarning Messagesmaxima.info-3mmoFunctions and Variables for Equationsee maxima.info-1-piFunctions and Variables for Predicatesodmaxima.info-1-buFunctions and Variables for algebraic extensionsmaxima.info-1pc Functions and Variables for drawdfS=64 -maxima.info-3OURFunctions and Variables for FFTPACK5TS=6maxima.info-1 -DFunctions and Variables for wrstcsec -Wmaxima.info-3o-pIntroduction to interpolmaxima.info-3H │ │ │ │ │ +maxima.info-2patIntroduction to mnewton │ │ │ │ │ +maxima.info-3uciFunctions and Variables for Quantum_ComputingWermaxima.info-3funIntroduction to Polynomialsefix-maxima.info-1proIntroduction to stats14=maxima.info-3tecIntroduction to QUADPACKmaxima.info-1WfoIntroduction to descriptivey -fsmaxima.info-2ipeGnuplot Optionsbmaxima.info-1 -fIntroduction to simplificationpimaxima.info-3no-Warning Messagesmaxima.info-3o-uFunctions and Variables for Equationsdenmaxima.info-1/usFunctions and Variables for PredicatesE_maxima.info-14 -Functions and Variables for algebraic extensionsmaxima.info-1ateFunctions and Variables for drawdfsr/binmaxima.info-3relFunctions and Variables for FFTPACK5ourcStrings │ │ │ │ │ SECTION-PAIRSQUOHTML-INDEXNH │ │ │ │ │ -DEFFN-DEFVR-PAIRSST │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/share/{affine,algebra,algebra/charsets,algebra/solver,amatrix,bernstein,calculus,cobyla,cobyla/ex,cobyla/lisp,colnew,colnew/ex1,colnew/ex2,colnew/ex3,colnew/ex4,colnew/lisp,combinatorics,contrib,contrib/Eulix,contrib/Grobner,contrib/Zeilberger,contrib/alt-display,contrib/altsimp,contrib/binsplit,contrib/bitwise,contrib/boolsimp,contrib/coma,contrib/diffequations,contrib/diffequations/tests,contrib/elliptic_curves,contrib/elliptic_curves/figures,contrib/format,contrib/fresnel,contrib/gentran,contrib/gentran/man,contrib/gentran/test,contrib/gf,contrib/integration,contrib/levin,contrib/lurkmathml,contrib/maxima-odesolve,contrib/maximaMathML,contrib/mcclim,contrib/noninteractive,contrib/odes,contrib/operatingsystem,contrib/prim,contrib/rand,contrib/rkf45,contrib/sarag,contrib/smath,contrib/state,contrib/symplectic_ode,contrib/trigtools,contrib/unicodedata,contrib/unit,contrib/vector3d,descriptive,diff_form,diff_form/tests,diffequations,distrib,draw,dynamics,ezunits,fftpack5,fftpack5/lisp,finance,fourier_elim,fractals,graphs,hompack,hompack/lisp,hypergeometric,integequations,integer_sequence,integration,lapack,lapack/blas,lapack/lapack,lbfgs,linearalgebra,logic,lsquares,macro,matrix,minpack,minpack/lisp,misc,mnewton,multiadditive,nelder_mead,numeric,numericalio,odepack,odepack/src,orthopoly,pdiff,physics,pslq,pytranslate,quantum,simplex,simplex/Tests,simplification,solve_rat_ineq,solve_rec,sound,stats,stringproc,sym,tensor,tensor/tracefree-code,test_batch_encodings,to_poly_solve,translators,translators/m2mj,trigonometry,utils,vector,z_transform}/$$$.{o,lisp,lsp} │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/doc/info │ │ │ │ │ -file:///build/reproducible-path/maxima-5.47.0/doc/info │ │ │ │ │ -Functions and Variables for augmented_lagrangianmaxima.info-3:*oFunctions for numerical solution of differential equationsray 10maxima.info-1nt-Introduction to fractalsmaxima.info-3::gCommand line optionsm "fmaxima.info-3 (sFunctions and Variables for Combinatoricsimize-mmaxima.info-2 t Functions and Variables for binary input and outputent-tmaxima.info-3araPackage facexpt)maxima.info-3si:Functions and Variables for Symmetries │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Introduction to mnewton │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for Quantum_Computing │ │ │ │ │ -Comments │ │ │ │ │ -Graphical analysis of discrete dynamical systemsmaxima.info-3 │ │ │ │ │ -Functions and Variables for Affine │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --QIntroduction to pytranslate │ │ │ │ │ --maxima.info-3 │ │ │ │ │ -Introduction to orthogonal polynomials │ │ │ │ │ -maxima.info-3ELTFunctions and Variables for Facts │ │ │ │ │ --QUOTmaxima.info-1ST │ │ │ │ │ -References for contrib_ode │ │ │ │ │ --PRmaxima.info-2 │ │ │ │ │ -Test cases for contrib_ode │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Gnuplot_pipes Format Functions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Struve Functionsmaxima.info-1 │ │ │ │ │ -Introduction to ezunits │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --Parabolic Cylinder Functions │ │ │ │ │ --maxima.info-1ES Functions and Variables for Properties │ │ │ │ │ --maxima.info-1F │ │ │ │ │ -Package scifacUOmaxima.info-3 │ │ │ │ │ --QFunctions and Variables for special distributions │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for pslqmaxima.info-3 │ │ │ │ │ -Introduction to itensor │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --QFunctions and Variables for impdiffOTE │ │ │ │ │ -maxima.info-3TVVFunctions and Variables for clebsch_gordanOTE │ │ │ │ │ -maxima.info-2MFSFunctions and Variables for Integration │ │ │ │ │ -maxima.info-1EFIPackage ineq │ │ │ │ │ -/Pmaxima.info-3R │ │ │ │ │ -Functions and Variables for engineering-format │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for Display │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Error Function │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for drawmaxima.info-2 │ │ │ │ │ -Package absimp │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/doc/info │ │ │ │ │ +file:///build/reproducible-path/maxima-5.47.0/doc/infockFunctions and Variables for augmented_lagrangianFunctions and Variables for stirling)(siFunctions for numerical solution of differential equationsd* nilIntroduction to fractalsmaxima.info-3codCommand line optionske-amaxima.info-3 :eFunctions and Variables for Combinatorics(si::gbmaxima.info-2-syFunctions and Variables for binary input and output │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for lbfgs │ │ │ │ │ +Package facexp │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to Differential Equations │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Introduction to asympa │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Logical operators │ │ │ │ │ +Functions and Variables for Symmetries │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/share/{affine,algebra,algebra/charsets,algebra/solver,amatrix,bernstein,calculus,cobyla,cobyla/ex,cobyla/lisp,colnew,colnew/ex1,colnew/ex2,colnew/ex3,colnew/ex4,colnew/lisp,combinatorics,contrib,contrib/Eulix,contrib/Grobner,contrib/Zeilberger,contrib/alt-display,contrib/altsimp,contrib/binsplit,contrib/bitwise,contrib/boolsimp,contrib/coma,contrib/diffequations,contrib/diffequations/tests,contrib/elliptic_curves,contrib/elliptic_curves/figures,contrib/format,contrib/fresnel,contrib/gentran,contrib/gentran/man,contrib/gentran/test,contrib/gf,contrib/integration,contrib/levin,contrib/lurkmathml,contrib/maxima-odesolve,contrib/maximaMathML,contrib/mcclim,contrib/noninteractive,contrib/odes,contrib/operatingsystem,contrib/prim,contrib/rand,contrib/rkf45,contrib/sarag,contrib/smath,contrib/state,contrib/symplectic_ode,contrib/trigtools,contrib/unicodedata,contrib/unit,contrib/vector3d,descriptive,diff_form,diff_form/tests,diffequations,distrib,draw,dynamics,ezunits,fftpack5,fftpack5/lisp,finance,fourier_elim,fractals,graphs,hompack,hompack/lisp,hypergeometric,integequations,integer_sequence,integration,lapack,lapack/blas,lapack/lapack,lbfgs,linearalgebra,logic,lsquares,macro,matrix,minpack,minpack/lisp,misc,mnewton,multiadditive,nelder_mead,numeric,numericalio,odepack,odepack/src,orthopoly,pdiff,physics,pslq,pytranslate,quantum,simplex,simplex/Tests,simplification,solve_rat_ineq,solve_rec,sound,stats,stringproc,sym,tensor,tensor/tracefree-code,test_batch_encodings,to_poly_solve,translators,translators/m2mj,trigonometry,utils,vector,z_transform}/$$$.{dem,dm1,dm2,dm3,dmt} │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Functions and Variables for Debugging │ │ │ │ │ +Functions and Variables for Bernstein │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Gentran Evaluation Formsmaxima.info-3 │ │ │ │ │ -Introduction to ctensor │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for trigtools │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for Evaluation │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -File operations │ │ │ │ │ +Error Messages │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to Command Line │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Hypergeometric Functionsmaxima.info-1 │ │ │ │ │ -Environment operations │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Introduction to finance │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for diagmaxima.info-2 │ │ │ │ │ -Functions and Variables for solve_rec │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Introduction to Rules and Patterns │ │ │ │ │ +Introduction to Affine │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Introduction to Units │ │ │ │ │ +Functions and Variables for orthogonal polynomials │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Airy Functions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Fourier series │ │ │ │ │ +Functions and Variables for bitwise │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Introduction to minpack │ │ │ │ │ +Introduction to physical_constants │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to grobner │ │ │ │ │ +References │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to ODEPACK │ │ │ │ │ +Functions and Variables for ezunits │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to Expressions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for descriptive statistics │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Introduction to algebraic extensions │ │ │ │ │ +Random Numbers │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Functions and Variables for interpol │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for Runtime Environment │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Introduction to drawdf │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Introduction to atensor │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Introduction to wrstcse │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Package quantum_computing │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Plotting Formatsmaxima.info-1 │ │ │ │ │ -Package rducon │ │ │ │ │ +Introduction to String Processing │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebra │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Introduction to Simplification │ │ │ │ │ +Functions and Variables for Elliptic Integrals │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Possible improvements to contrib_ode │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for contrib_ode │ │ │ │ │ +Functions and Variables for statistical graphs │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Introduction to operatingsystem │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Gamma and Factorial Functions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Introduction to numerical solution of differential equations │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Gentran Option Variablesmaxima.info-3 │ │ │ │ │ -Functions and Variables for Differentiation │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for QUADPACK │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for mnewton │ │ │ │ │ +Functions and Variables for opsubst │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for Polynomials │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Functions and Variables for stats │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -User defined operators │ │ │ │ │ +Functions for Complex Numbers │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Introduction to Symmetries │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Series │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Introduction to lsquaresmaxima.info-3 │ │ │ │ │ -Exponential Integrals │ │ │ │ │ +Functions and Variables for Plotting │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Functions and Variables for linearalgebra │ │ │ │ │ +Introduction to zeilberger │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for Special Functions │ │ │ │ │ +Operators for Equations │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Source Level Debugging │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Groups │ │ │ │ │ +Functions and Variables for cobyla │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Functions and Variables for ggf │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Introduction to simplex │ │ │ │ │ +Functions and Variables for graphs │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to alt-display │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Lisp and Maxima │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Miscellaneous Options │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for inference_result │ │ │ │ │ +Functions for Gentran │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Interrupts │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions in pytranslatemaxima.info-3 │ │ │ │ │ -Functions and Variables for Elliptic Functions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Relational operators │ │ │ │ │ +Functions and Variables for Limits │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Introduction to lapack │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Introduction to Program Flow │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for plain-text input and output │ │ │ │ │ +Package f90 │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for Poisson series │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Introduction to hompack │ │ │ │ │ +Functions and Variables for worldmap │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Plotting Optionsmaxima.info-1 │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Number Theory │ │ │ │ │ +Introduction to Function Definition │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Definitions for Koch snowflakes │ │ │ │ │ +Keyword Commandsmaxima.info-2 │ │ │ │ │ +String Processing │ │ │ │ │ maxima.info-3 │ │ │ │ │ +Functions and Variables for File Input and Output │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Combinatorial Functions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Command Line'' │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Evaluation │ │ │ │ │ -maxima.info-1[ │ │ │ │ │ -Arithmetic operators │ │ │ │ │ -maxima.info-1MF │ │ │ │ │ -Assignment operators-DEB?? │ │ │ │ │ -maxima.info-1-QUFunctions and Variables for Command Line^^ │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Arithmetic operators │ │ │ │ │ -maxima.info-1 │ │ │ │ │ --QFunctions and Variables for Command Line`` │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/.maxima/$$$.{mac,mc,wxm} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/share/$$$.{mac,mc,wxm} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/$$$.{mac,mc,wxm} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0 │ │ │ │ │ -maxima.info-2.0)REST-ARGS25651IVmaxima │ │ │ │ │ +Functions and Variables for Setsmaxima.info-2 │ │ │ │ │ +Definitions for IFS fractals │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for Command Linemaxima.info-1 │ │ │ │ │ +Constants │ │ │ │ │ +maxima.info-1S │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +-Functionmaxima.info-2TVVmaxima.info-1 │ │ │ │ │ +Identifiers │ │ │ │ │ +maxima.info-1.0)REST-ARGS25651IVmaxima │ │ │ │ │ poly_discriminant: first argument must be a polynomial in ~:M; found: ~M │ │ │ │ │ Implementation for $POLY_DISCRIMINANTMALPOLY │ │ │ │ │ REST-ARGS25616-L~M: expected exactly ~M arguments but got ~M: ~M~d │ │ │ │ │ Display factorization steps.-LON$IFACTOR_VERBOSEDIMENSION-NARY-HELPERor │ │ │ │ │ /$ALGEBRAIC │ │ │ │ │ /RATDISREP-IMPL │ │ │ │ │ /RATNUMER-IMPL │ │ │ │ │ @@ -38259,110 +38103,114 @@ │ │ │ │ │ REST-ARGS25686 │ │ │ │ │ ECM: found factor in stage 1: ~d (~d digits)~%! │ │ │ │ │ ECM: found factor in stage 2: ~d (~d digits)~% │ │ │ │ │ ECM: trying with curve #~d of ~d (lim=~d)~% │ │ │ │ │ Gprimep: argument must be an integer; found: ~M │ │ │ │ │ Implementation for $PRIMEP │ │ │ │ │ REST-ARGS25670 │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for ezunits-2 │ │ │ │ │ -maxima.info-2es Functions and Variables for Number Theoryfo-2 │ │ │ │ │ --Qmean_expmaxima.info-2es Exponential Random Variableault_euler │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Number Theory and Paidummyx │ │ │ │ │ -maxima.info-2ROGFunctions and Variables for itensorbles erfi │ │ │ │ │ -maxima.info-1RINError FunctionOTiterationso-1R │ │ │ │ │ -maxima.info-1 VaPlotting Optionsmake_transform1>maxima.info-1 │ │ │ │ │ -/Functions and Variables for Plottingr_edinm │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for itensor grappoly_lcmmaxima.info-3 │ │ │ │ │ -Functions and Variables for grobnerbles head_lengths andmaxima.info-2raEFunctions and Variables for drawpoly_pseudo_divideand Vamaxima.info-3rthFunctions and Variables for grobnerntinudimensionrm │ │ │ │ │ -,Mmaxima.info-1E │ │ │ │ │ -Functions and Variables for Equations │ │ │ │ │ -batchloadaxima.imaxima.info-1ionFunctions and Variables for File Input and Outputaxima.igdet │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensor-2 │ │ │ │ │ -,poly_top_reduction_only maxima.info-3tp │ │ │ │ │ -Functions and Variables for grobnerbles charp │ │ │ │ │ -maxima.info-3INDCharacterso-20 │ │ │ │ │ -mattracemaxima.info-2es Functions and Variables for Matrices and Linear Algebraaintersector drawmaxima.info-2t_tFunctions and Variables for Setsrootscontractes maxima.info-1andFunctions and Variables for EquationsIGNfmin_cobylaion │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --QFunctions and Variables for cobylaantilecolumns │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for drawpoisint │ │ │ │ │ -maxima.info-2ng │ │ │ │ │ -Functions and Variables for Poisson seriesr to_pqunit │ │ │ │ │ -maxima.info-2rswFunctions and Variables for Number Theoryiables parametricmialsUmaxima.info-2ripFunctions and Variables for drawsconcat │ │ │ │ │ -maxima.info-1tatFunctions and Variables for Stringsima.istd_gumbelnctionmaxima.info-2es Gumbel Random Variable_eusefortcomplexTEmaxima.info-3 │ │ │ │ │ - Gentran Option Variablescopylistmaxima.info-1aplFunctions and Variables for Listsandom Vi │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -/AFunctions and Variables for Constantses irr │ │ │ │ │ +maxima.info-3es Functions and Variables for ezunitsctioncf │ │ │ │ │ +maxima.info-2umbFunctions and Variables for Number Theoryunctionmean_expmaxima.info-2tatExponential Random Variable_ruleeuler │ │ │ │ │ +maxima.info-2) │ │ │ │ │ +Functions and Variables for Number TheoryternsFUidummyx │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for itensor Poiserfi │ │ │ │ │ +maxima.info-1nomError Function.iiterationsnctionmaxima.info-1es Plotting Optionsmake_transform.imaxima.info-1ionFunctions and Variables for Plottingeighinm │ │ │ │ │ +maxima.info-2/ARFunctions and Variables for itensor │ │ │ │ │ +-PROpoly_lcmmaxima.info-3a.iFunctions and Variables for grobner Matrhead_lengthnear maxima.info-2icaFunctions and Variables for drawpoly_pseudo_divideables maxima.info-3l pFunctions and Variables for grobner_unifdimensionaxima.imaxima.info-1nuoFunctions and Variables for Equationssh │ │ │ │ │ +batchloadfo-2FTHmaxima.info-1 VaFunctions and Variables for File Input and Outputfo-2-QUgdet │ │ │ │ │ +maxima.info-2e │ │ │ │ │ +Functions and Variables for ctensorctionpoly_top_reduction_onlywmaxima.info-3a.iFunctions and Variables for grobner Setscharp │ │ │ │ │ +maxima.info-3a.iCharactersnctionmattracemaxima.info-2rawFunctions and Variables for Matrices and Linear Algebra intersectatrix_emaxima.info-2oseFunctions and Variables for Setsrootscontractatrmaxima.info-1ar Functions and Variables for Equations Fufmin_cobylaualigmaxima.info-2a.iFunctions and Variables for cobylatudentcolumns │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for drawpoisint │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Poisson seriesy_solvqunit │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +/Functions and Variables for Number Theoryor Polyparametricechartmaxima.info-2UOTFunctions and Variables for drawsconcat │ │ │ │ │ +maxima.info-1al Functions and Variables for Strings-1E │ │ │ │ │ + std_gumbeland Vamaxima.info-2quaGumbel Random Variableicusefortcomplex.imaxima.info-3ionGentran Option Variablescopylistmaxima.info-1 │ │ │ │ │ +-Functions and Variables for Listsriable │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Constantsatairr │ │ │ │ │ +maxima.info-3ontFunctions and Variables for financetinuofrom │ │ │ │ │ +maxima.info-2iabFunctions and Variables for Program FlowratfacJ │ │ │ │ │ +maxima.info-1uleFunctions and Variables for PolynomialsUsign │ │ │ │ │ +maxima.info-1ut │ │ │ │ │ +Functions and Variables for Facts and Vapicture_equalpstmaxima.info-3ubsFunctions and Variables for picturesd Vakurtosis_expExprmaxima.info-2ss │ │ │ │ │ +Exponential Random Variablend Vapermute │ │ │ │ │ +maxima.info-2iatFunctions and Variables for Combinatoricsunctioncreate_listbles maxima.info-1cliFunctions and Variables for Lists and Vacopy_graphr Polymaxima.info-3seaFunctions and Variables for graphsand Varandom_graph1ilemaxima.info-3tpuFunctions and Variables for graphsxima.ixaxis_colorctionmaxima.info-2es Functions and Variables for drawcdf_chi2maxima.info-2 VaChi-squared Random Variablexpt │ │ │ │ │ +maxima.info-1ionArithmetic operatorsDispprincipal_componentsVV │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +/Functions and Variables for descriptive statisticsete_unode_checkaxima.imaxima.info-2eteFunctions and Variables for contrib_ode │ │ │ │ │ +maxima.info-3ionFunctions and Variables for Quantum_Computingf │ │ │ │ │ +remcoordmaxima.info-2ionFunctions and Variables for itensortionBratalgdenomncentmaxima.info-1a.iFunctions and Variables for Polynomialsanicedummiesne │ │ │ │ │ +maxima.info-3,SEFunctions and Variables for to_poly_solvedifferescaled_bessel_iimaxima.info-1ionBessel Functionskurtosis_lognormalvoxel │ │ │ │ │ +maxima.info-2OTELognormal Random Variableor drawfortspacesxima.imaxima.info-1ionFunctions and Variables for Fortran OutputIVIAL1cdf_student_tTE │ │ │ │ │ +maxima.info-2 VaStudent's t Random Variablet │ │ │ │ │ +maxima.info-2ionFunctions and Variables for itensorMF │ │ │ │ │ +discrete_freqIALmaxima.info-2 VaFunctions and Variables for data manipulationht │ │ │ │ │ +jacobi_nsfo-3 │ │ │ │ │ +,maxima.info-1 VaFunctions and Variables for Elliptic Functions │ │ │ │ │ +jacobi_sn and Vamaxima.info-1eriFunctions and Variables for Elliptic FunctionsValeast_positive_floatesOTmaxima.info-1a.iFunctions and Variables for Constantsuancdf_discrete_uniformbackmaxima.info-2UN │ │ │ │ │ +Discrete Uniform Random Variablex │ │ │ │ │ +maxima.info-1a.iPlotting Optionsfoursin │ │ │ │ │ +maxima.info-2rawFunctions and Variables for Fourier seriesables test_means_differencet │ │ │ │ │ +maxima.info-3NUMFunctions and Variables for statsssionsUpermutJ │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Symmetriese ssubstJ │ │ │ │ │ maxima.info-3 │ │ │ │ │ -/SFunctions and Variables for finance-2-QUfrom │ │ │ │ │ -maxima.info-2ndoFunctions and Variables for Program FlowratfacJ │ │ │ │ │ -maxima.info-1es Functions and Variables for Polynomialsisign │ │ │ │ │ -maxima.info-1andFunctions and Variables for Factsunctionpicture_equalps maxima.info-3 │ │ │ │ │ -,SFunctions and Variables for picturestionkurtosis_exples maxima.info-2nsSExponential Random Variablectionpermute │ │ │ │ │ -maxima.info-2iffFunctions and Variables for Combinatoricsfo-2-QUcreate_listnd Vamaxima.info-1rawFunctions and Variables for Listsunctioncopy_graphables maxima.info-3ls │ │ │ │ │ -Functions and Variables for graphsnctionrandom_graph1es maxima.info-3t aFunctions and Variables for graphsTE │ │ │ │ │ -/Dxaxis_color-2 │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawcdf_chi2maxima.info-2ionChi-squared Random VariableST │ │ │ │ │ -maxima.info-1OEFArithmetic operatorsles principal_componentsrianmaxima.info-2a.iFunctions and Variables for descriptive statisticsan_disode_checkformE │ │ │ │ │ -maxima.info-2/A │ │ │ │ │ -Functions and Variables for contrib_odenqubitsJ │ │ │ │ │ -maxima.info-3MF │ │ │ │ │ -Functions and Variables for Quantum_Computing1DEremcoordmaxima.info-2 │ │ │ │ │ -/BFunctions and Variables for itensorn Defratalgdenomntilemaxima.info-1hi2Functions and Variables for PolynomialsRnicedummiesble │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for to_poly_solveortionsscaled_bessel_iLmaxima.info-1 │ │ │ │ │ -Bessel Functionskurtosis_lognormal-QUOTEmaxima.info-2a.iLognormal Random Variableiables fortspacesme │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -/CFunctions and Variables for Fortran Outputlutioncdf_student_ta.imaxima.info-2ionStudent's t Random VariablegerCOhodge │ │ │ │ │ -maxima.info-2EGPFunctions and Variables for itensorrix_sdiscrete_freqa.imaxima.info-2ionFunctions and Variables for data manipulationdgejacobi_nsaxima.imaxima.info-1ionFunctions and Variables for Elliptic Functions.ijacobi_snunctionmaxima.info-1es Functions and Variables for Elliptic Functionsonleast_positive_floatStrumaxima.info-1 │ │ │ │ │ -Functions and Variables for Constantses cdf_discrete_uniformgQUOmaxima.info-2a.iDiscrete Uniform Random Variablex │ │ │ │ │ -maxima.info-1nalPlotting Optionsfoursin │ │ │ │ │ -maxima.info-2es Functions and Variables for Fourier seriesand Vatest_means_difference │ │ │ │ │ -,Mmaxima.info-3a.iFunctions and Variables for statsor ExprpermutJ │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for SymmetriesscssubstJ │ │ │ │ │ -maxima.info-3/CAString Processingfo-1OTEcosnpiflagand Vamaxima.info-2iffFunctions and Variables for Fourier seriesxima.irandom_expnctionmaxima.info-2es Exponential Random Variable-2EN │ │ │ │ │ -maxima.info-2es Functions and Variables for drawigeowedge_flag dmaxima.info-2a.iFunctions and Variables for itensor Commgramschmidtd_lenmaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebratpartition_seta.imaxima.info-2ionFunctions and Variables for Setstrianglemaxima.info-2a.iFunctions and Variables for drawmap │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -/RFunctions and Variables for Program Flowspherical_hankel2axima.imaxima.info-3ionFunctions and Variables for orthogonal polynomialso-2 │ │ │ │ │ -scale_floatnd Vamaxima.info-1rogFunctions and Variables for Numbersctionsnub_cube_graph maxima.info-3ineFunctions and Variables for graphsand Vafasttimesor Listmaxima.info-1 │ │ │ │ │ -Functions and Variables for Polynomials min_edge_cuts-QUmaxima.info-3a.iFunctions and Variables for graphsr itenbipartitiontanglmaxima.info-3a.iFunctions and Variables for graphsr drawimagpartmaxima.info-1NT │ │ │ │ │ -Functions for Complex Numbers Vauntrace │ │ │ │ │ -maxima.info-2/E │ │ │ │ │ -Functions and Variables for Debuggingonsvar_gamma │ │ │ │ │ -,SETmaxima.info-2 │ │ │ │ │ -/Gamma Random Variablees var_poissonLFACTmaxima.info-2a.iPoisson Random Variablesirrationalxima.imaxima.info-1ionFunctions and Variables for Propertiesveshare_testsuite_filesETVmaxima.info-1 VaFunctions and Variables for Bug Detection and Reportingifftpack5_real_fft and Vamaxima.info-1o_pFunctions and Variables for FFTPACK5ma.iforgetJ │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Factsacobi_dlistconstvarsa.imaxima.info-1ionFunctions and Variables for ExpressionsSkron_deltaxima.imaxima.info-2ionFunctions and Variables for SetsstrimrJ │ │ │ │ │ -maxima.info-3a.iString Processing and Vashow_formor Propmaxima.info-3ionFunctions in pytranslate] │ │ │ │ │ -maxima.info-1nmeFunctions and Variables for Listsfo-1 │ │ │ │ │ --kurtosis_gammaramaxima.info-2rt │ │ │ │ │ -Gamma Random Variablelizpdf_student_tK,Smaxima.info-2a.iStudent's t Random Variabled Log%k2 │ │ │ │ │ -maxima.info-1RORFunctions and Variables for Differential Equationsables quad_qagiralgebrmaxima.info-1matFunctions and Variables for QUADPACKd Vaexptisolate linemaxima.info-1c │ │ │ │ │ -Functions and Variables for Expressionsnfind_root_error maxima.info-1 │ │ │ │ │ -/Functions for numerical solution of equationses pickapartube │ │ │ │ │ -maxima.info-1CT │ │ │ │ │ -Functions and Variables for Expressionstfloatnumpaxima.imaxima.info-1ge Functions and Variables for Numbers-3T │ │ │ │ │ -maxima.info-2es Functions and Variables for Program Flowtaylor_order_coefficientsiables maxima.info-2sumFunctions and Variables for Serieses forsnowmap │ │ │ │ │ -maxima.info-3entDefinitions for Koch snowflakesavar_f │ │ │ │ │ -maxima.info-2andF Random Variableonjugatimage │ │ │ │ │ -maxima.info-2UG │ │ │ │ │ -Functions and Variables for drawset_random_statemaxima.info-1 │ │ │ │ │ -/FRandom NumbersVa%w │ │ │ │ │ -maxima.info-1EXPHypergeometric FunctionsremfunJ │ │ │ │ │ -maxima.info-2m_fFunctions and Variables for Fourier seriesrst │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Listslevatioic1 │ │ │ │ │ -maxima.info-1h │ │ │ │ │ -Functions and Variables for Differential Equationsxima.idotdistribnctionmaxima.info-2es Functions and Variables for Matrices and Linear Algebra │ │ │ │ │ -jacobi_cn and Vamaxima.info-1o_pFunctions and Variables for Elliptic Functionsonjacobi_ncbers/E0maxima.info-1uciFunctions and Variables for Elliptic Functions │ │ │ │ │ -elliptic_kcoducimaxima.info-1ma-Functions and Variables for Elliptic Integralscinewtonepsilonma-maxima.info-3 │ │ │ │ │ -Functions and Variables for mnewton-pathset_partitions/dmaxima.info-2 │ │ │ │ │ -Functions and Variables for Setsmean_pareto7.0/tmaxima.info-2 │ │ │ │ │ -Pareto Random Variablecipowerseriesxima-maxima.info-2 │ │ │ │ │ -Functions and Variables for Seriese-pathspace │ │ │ │ │ -maxima.info-3ng │ │ │ │ │ -Characters │ │ │ │ │ -maxima.info-1athFunctions and Variables for algebraic extensionsichr2 │ │ │ │ │ -maxima.info-2athFunctions and Variables for itensorL_2_6kurtosis_chi2ersmaxima.info-210 │ │ │ │ │ +String Processingunctioncosnpiflagables maxima.info-2ialFunctions and Variables for Fourier serieso-2GN random_expand Vamaxima.info-2rawExponential Random VariablectionzrangeJ │ │ │ │ │ +maxima.info-2ourFunctions and Variables for drawigeowedge_flag) │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +-Functions and Variables for itensor Linegramschmidt <1>Qmaxima.info-2 │ │ │ │ │ +Functions and Variables for Matrices and Linear AlgebraOpartition_set │ │ │ │ │ +-Qmaxima.info-2 VaFunctions and Variables for Setstrianglemaxima.info-2-PRFunctions and Variables for drawmap │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Program Flowspherical_hankel2fo-3 │ │ │ │ │ +,Smaxima.info-3 VaFunctions and Variables for orthogonal polynomialsnctionscale_floatbles maxima.info-1lowFunctions and Variables for Numbersnd Vasnub_cube_graphmmaxima.info-3 │ │ │ │ │ +Functions and Variables for graphsables fasttimes-QUOTE │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Polynomialssmin_edge_cutdt │ │ │ │ │ +maxima.info-3TE │ │ │ │ │ +Functions and Variables for graphsrETVV │ │ │ │ │ +bipartitionTE │ │ │ │ │ +/maxima.info-3 │ │ │ │ │ +Functions and Variables for graphsast_neimagpartmaxima.info-1a.iFunctions for Complex Numberses untrace │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Debuggingsigvar_gammaaxima.imaxima.info-2ionGamma Random Variabletatvar_poissoncs │ │ │ │ │ +maxima.info-2ACTPoisson Random Variable │ │ │ │ │ +irrationalo-3 │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for PropertiesACshare_testsuite_filesionmaxima.info-1es Functions and Variables for Bug Detection and ReportingRfftpack5_real_fftiables maxima.info-1olvFunctions and Variables for FFTPACK51TVVforgetJ │ │ │ │ │ +maxima.info-1es Functions and Variables for Facts-DEBUG │ │ │ │ │ +listconstvarsSTOmaxima.info-1 VaFunctions and Variables for Expressionsskron_deltao-2L │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for SetsstrimrJ │ │ │ │ │ +maxima.info-3OTEString Processingiables show_formrtiesQUmaxima.info-3nitFunctions in pytranslate] │ │ │ │ │ +maxima.info-1eraFunctions and Variables for Listselationkurtosis_gamma │ │ │ │ │ +-maxima.info-2a.iGamma Random Variable wipdf_student_t │ │ │ │ │ +maxima.info-2ERCStudent's t Random Variablethmic%k2 │ │ │ │ │ +maxima.info-1oduFunctions and Variables for Differential Equationsr linequad_qagiPTIONALmaxima.info-1VV │ │ │ │ │ +Functions and Variables for QUADPACKles exptisolatelgebrmaxima.info-1edgFunctions and Variables for Expressionsafind_root_errorpmaxima.info-1t │ │ │ │ │ +Functions for numerical solution of equationsetspickapartaxima.imaxima.info-1ionFunctions and Variables for ExpressionsSfloatnumpfo-3 │ │ │ │ │ +/maxima.info-1s │ │ │ │ │ +/Functions and Variables for Numbersctionscanmap │ │ │ │ │ +maxima.info-2orlFunctions and Variables for Program Flowtaylor_order_coefficientsor drawmaxima.info-2a.iFunctions and Variables for Seriesryptogsnowmap │ │ │ │ │ +maxima.info-3a.iDefinitions for Koch snowflakes var_f │ │ │ │ │ +maxima.info-2ar F Random VariableFSFUN │ │ │ │ │ +maxima.info-2ionFunctions and Variables for drawset_random_statemaxima.info-1ionRandom Numberss %w │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Hypergeometric FunctionsremfunJ │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Fourier seriesxima.iseventh │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Lists_gridPRic1 │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Differential Equationso-1P │ │ │ │ │ +dotdistriband Vamaxima.info-2ug Functions and Variables for Matrices and Linear Algebranjacobi_cniables maxima.info-1olvFunctions and Variables for Elliptic FunctionsNujacobi_ncbuild/rmaxima.info-1athFunctions and Variables for Elliptic Functions/relliptic_kc-pathmaxima.info-10/sFunctions and Variables for Elliptic Integralsthnewtonepsilon0/smaxima.info-3 │ │ │ │ │ +Functions and Variables for mnewtonxima-set_partitions │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Setsmean_paretos │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Pareto Random Variablethpowerseries7.0/dmaxima.info-2 │ │ │ │ │ +Functions and Variables for Seriesaxima-space │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Charactersuild/ralgnorm │ │ │ │ │ +maxima.info-1ma-Functions and Variables for algebraic extensionsichr2 │ │ │ │ │ +maxima.info-2ma-Functions and Variables for itensor_git_kurtosis_chi2_6_limit │ │ │ │ │ reproducible-pathROGN │ │ │ │ │ maxima-5.47.0UOTlocale │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/locale/ │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/result.lisp │ │ │ │ │ If T, report line number where syntax error occurs; otherwise, report FILE-POSITION of error. │ │ │ │ │ Implementation for $ALGTRACE │ │ │ │ │ REST-ARGS25532 │ │ │ │ │ @@ -38552,112 +38400,112 @@ │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dqc25s.lisp │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/../src/numerical/slatec/dqmomo.lisp │ │ │ │ │ binary-gcl/numerical/slatec/dqc25s.o │ │ │ │ │ binary-gcl/numerical/slatec/dqmomo.o │ │ │ │ │ simplifya: operator is neither an atom nor a lambda expression: ~S │ │ │ │ │ simplifya: I don't know how to simplify this operator: ~M │ │ │ │ │ OLDRULESERMAX │ │ │ │ │ -standardize_inverse_trigFunctions and Variables for to_poly_solve and Vavertices_to_pathmaxima.info-3lisFunctions and Variables for graphsand Vaztics <1>or plaimaxima.info-2andFunctions and Variables for drawparse_timedateVamaxima.info-2xprFunctions and Variables for Runtime Environmentsborder │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for drawgraph_ordertosismaxima.info-3a.iFunctions and Variables for graphsewnessfill_colorxima.imaxima.info-2entFunctions and Variables for drawhilbertmapo-33 │ │ │ │ │ -maxima.info-3sinDefinitions for Peano mapsxima.ieigens_by_jacobimaxima.info-3es Functions and Variables for linearalgebracket │ │ │ │ │ -minclinelen-2 │ │ │ │ │ -maxima.info-3 VaGentran Option Variablesnmc │ │ │ │ │ -maxima.info-2couFunctions and Variables for ctensornd Vaalphanumericpntemaxima.info-3j │ │ │ │ │ -Characterso-2 │ │ │ │ │ -ncharpoly and Vamaxima.info-2tenFunctions and Variables for Matrices and Linear Algebra box <1> │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Plotting Optionssimplified_output and Vamaxima.info-3umbFunctions and Variables for zeilberger.icbrange │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawcdf_betamaxima.info-2 │ │ │ │ │ -Beta Random Variableles mod_testmaxima.info-3ndeFunctions and Variables for zeilbergerVaentermatrix mnewmaxima.info-2ch_Functions and Variables for Matrices and Linear Algebrapkdelta │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for itensor Matrfilled_funcnear maxima.info-2hreFunctions and Variables for drawhstepj │ │ │ │ │ -maxima.info-1eilFunctions for Numbers │ │ │ │ │ -Macro function definition operatornometrmaxima.info-1 │ │ │ │ │ -Assignment operatorss │ │ │ │ │ -derivabbrev-2 │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Differentiation-1 │ │ │ │ │ -palette <1>nd Vamaxima.info-2impFunctions and Variables for drawgfactorsumnctionmaxima.info-1es Functions and Variables for Polynomials │ │ │ │ │ -maxima.info-2es Functions and Variables for Function Definitionipetersen_graphonmaxima.info-3es Functions and Variables for graphsectorsmat_condmaxima.info-3ionFunctions and Variables for linearalgebralgebra │ │ │ │ │ -stardispmaxima.info-1 │ │ │ │ │ -Functions and Variables for Displayylor │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Expressionsebit_not │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for bitwise │ │ │ │ │ -maxima.info-1a.iFunctions for Complex Numbersgs │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Gamma and Factorial Functionsdomchebyshev_u │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for orthogonal polynomialsmp`j │ │ │ │ │ -tellsimpmaxima.info-2ionFunctions and Variables for Rules and Patternsplcolor <2>axima.imaxima.info-3ce Visualization with VTKpeasciij │ │ │ │ │ -maxima.info-3a.iCharacterspergeocommutativeom Vamaxima.info-1c │ │ │ │ │ -Functions and Variables for Simplificationithmiceinsteinmaxima.info-2ee │ │ │ │ │ -Functions and Variables for ctensorbles gen_laguerreNNEGmaxima.info-3aceFunctions and Variables for orthogonal polynomialsxima.imat_unblockerionmaxima.info-3es Functions and Variables for linearalgebraunctionpoly_coefficient_ringropmaxima.info-3le_Functions and Variables for grobnernd Vaxtics_secondarycmaxima.info-2ondFunctions and Variables for drawphiresolutiones maxima.info-3lsSVisualization with VTK.itutte_graphctionmaxima.info-3es Functions and Variables for graphs │ │ │ │ │ -Logical negationmaxima.info-1 nuLogical operatorsof diffmod │ │ │ │ │ -maxima.info-2ERPFunctions and Variables for Number Theoryiables catchj │ │ │ │ │ -maxima.info-2ar Functions and Variables for Function Definitionnprodrac │ │ │ │ │ -maxima.info-2atrFunctions and Variables for Symmetries-Mcdf_poisson-1OP │ │ │ │ │ -maxima.info-2 VaPoisson Random VariableNat │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -,Functions and Variables for Differentiationckdivfresnel_cfo-2QUOmaxima.info-1 VaError Functionengraph_union │ │ │ │ │ -maxima.info-3GINFunctions and Variables for graphsd Linenullity │ │ │ │ │ -maxima.info-3E │ │ │ │ │ -Functions and Variables for linearalgebrasLIST-OratriemannETVV │ │ │ │ │ -maxima.info-2POLFunctions and Variables for ctensordenomtime`j │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Runtime Environmentidiag`j │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for diagrevert2 │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Seriesad_qawstd_poissonima.imaxima.info-2ionPoisson Random VariableDexpintrepxis_topmaxima.info-1L │ │ │ │ │ -Exponential Integralses make_string_output_streamaxima.imaxima.info-3ionString Input and Outputrnzetaj │ │ │ │ │ -maxima.info-1raTFunctions and Variables for Special Functionseramedian │ │ │ │ │ -maxima.info-2TE │ │ │ │ │ -Functions and Variables for descriptive statisticsons trnum │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Polynomials ratp_hipowCOEFFPmaxima.info-3nctFunctions and Variables for ratpowsoeffidemo`j │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Helpdimensionssionshmaxima.info-2mplFunctions and Variables for drawQuote-quote operatorles maxima.info-1 │ │ │ │ │ --Functions and Variables for Evaluationonmacroexpansions maxima.info-2nsUFunctions and Variables for Function DefinitionaContraction with a vectoror Consmaxima.info-2undFunctions and Variables for itensornd Vahalfanglesr Combmaxima.info-1 │ │ │ │ │ --Options Controlling Simplificationo-2ACRlocate_matrix_entrybles maxima.info-3 │ │ │ │ │ --&Functions and Variables for linearalgebraunctsromatrix │ │ │ │ │ -maxima.info-2$POFunctions and Variables for Matrices and Linear AlgebraOeval <1>maxima.info-3ionGentran Evaluation Formsnonscalarp_floatmaxima.info-1ompFunctions and Variables for PropertiesVafactlim │ │ │ │ │ -maxima.info-1DefCombinatorial Functions_optionset │ │ │ │ │ --QUOTEmaxima.info-1 │ │ │ │ │ -,SFunctions and Variables for Command Linelsum`j │ │ │ │ │ -maxima.info-2tanFunctions and Variables for Sums and Productses printfileantsIMPmaxima.info-1a.iFunctions and Variables for File Input and Outputs,SETVVifgi`j │ │ │ │ │ -maxima.info-2oatFunctions and Variables for itensornd Vagenstmtincr engimaxima.info-3tQUGentran Option Variablesacot`j │ │ │ │ │ -maxima.info-1KTVTrigonometric and Hyperbolic FunctionsGeset_tex_environment_default-2YNOmaxima.info-1 VaFunctions and Variables for TeX Output │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -height <1>and Vamaxima.info-3onsVisualization with VTKtiread_binary_matrixo-2 │ │ │ │ │ -maxima.info-3om Functions and Variables for binary input and outputnd Vatranslate_fast_arrays │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Arraysables engineering_format_max_tmaxima.info-3a.iFunctions and Variables for engineering-format │ │ │ │ │ -maxima.info-2aheFunctions and Variables for Matrices and Linear Algebra perm_lex_unrank │ │ │ │ │ -maxima.info-2traFunctions and Variables for Combinatoricsuared Rlimsubstmaxima.info-1g_tFunctions and Variables for Limits UtiliNot equal (syntactic inequality)maxima.info-1a.iOperators for Equationsabesselexpanddrawmaxima.info-1 │ │ │ │ │ -Bessel Functionsgeneralized_lambert_wes maxima.info-1 │ │ │ │ │ -Functions and Variables for Special Functions Vanounify │ │ │ │ │ -maxima.info-1ileFunctions and Variables for Expressions psi <1> │ │ │ │ │ -maxima.info-2on │ │ │ │ │ -Functions and Variables for ctensorctionquotientmaxima.info-1rawFunctions and Variables for Polynomialsaratdiff │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Polynomialsawiener_indexNumbmaxima.info-3 │ │ │ │ │ -Functions and Variables for graphso-3 │ │ │ │ │ -tldefintmaxima.info-1es Functions and Variables for Integration │ │ │ │ │ -trigsolvefo-2 │ │ │ │ │ -maxima.info-3m VSolve Trignometric Equationsma.ikronecker_product and Vamaxima.info-3umbFunctions and Variables for linearalgebraunctionpush`j │ │ │ │ │ -maxima.info-1etsFunctions and Variables for Lists for EqGGFCFMAXmaxima.info-3a.iFunctions and Variables for ggf kurtosis_student_txchar │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Student's t Random Variable ExprGosperSumesolvanmaxima.info-3a.iFunctions and Variables for zeilbergermmpuireducmaxima.info-2e │ │ │ │ │ -Functions and Variables for Symmetriess random_chi2ce_remaxima.info-2 prChi-squared Random Variablectionsnub_dodecahedron_graphnmaxima.info-3lagFunctions and Variables for graphsables inmc2j │ │ │ │ │ -maxima.info-2<2>Functions and Variables for itensorbles solve_recor │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for solve_recs_btempvar │ │ │ │ │ -maxima.info-3ionFunctions for Gentranontdisp`j │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Display fasthessian │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for linearalgebraiables dependencies <1>maxima.info-1a.iFunctions and Variables for Differentiationima.ilsquares_estimates_exactmaxima.info-3 │ │ │ │ │ -Functions and Variables for lsquaresles erfc`j │ │ │ │ │ -maxima.info-1s │ │ │ │ │ -wError Function │ │ │ │ │ -rcovdiff │ │ │ │ │ -maxima.info-2ionFunctions and Variables for itensorobi_sfpprec │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Numbersc Funopenrj │ │ │ │ │ +standardize_inverse_trigmaxima.info-30 │ │ │ │ │ +Functions and Variables for to_poly_solveor grapvertices_to_pathmaxima.info-3a.iFunctions and Variables for graphsr plaiztics <1>put andmaxima.info-2es │ │ │ │ │ +Functions and Variables for drawparse_timedateprmaxima.info-2j │ │ │ │ │ +Functions and Variables for Runtime Environment │ │ │ │ │ +maxima.info-22 │ │ │ │ │ +Functions and Variables for drawgraph_ordermbel │ │ │ │ │ +maxima.info-33 │ │ │ │ │ +Functions and Variables for graphsxp^3 │ │ │ │ │ +fill_coloro-23 │ │ │ │ │ +maxima.info-2andFunctions and Variables for drawhilbertmapring Pmaxima.info-33 │ │ │ │ │ +Definitions for Peano mapso-24 │ │ │ │ │ +eigens_by_jacobimaxima.info-3atrFunctions and Variables for linearalgebraaxima.iminclinelenctionmaxima.info-3es Gentran Option Variablesnmc │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for ctensorbles alphanumericpon │ │ │ │ │ +maxima.info-3a.iCharactersnctionncharpolyiables maxima.info-2 │ │ │ │ │ +Functions and Variables for Matrices and Linear Algebrafbox <1> │ │ │ │ │ +maxima.info-1x │ │ │ │ │ +Plotting Optionssimplified_outputiables maxima.info-3eorFunctions and Variables for zeilberger │ │ │ │ │ +maxima.info-2es Functions and Variables for drawcdf_betamaxima.info-2ionBeta Random Variableitenmod_testmaxima.info-3 │ │ │ │ │ +Functions and Variables for zeilbergers entermatrix.bss │ │ │ │ │ +maxima.info-2fo │ │ │ │ │ +Functions and Variables for Matrices and Linear Algebraekdelta │ │ │ │ │ +maxima.info-2ug_Functions and Variables for itensors andfilled_funcebrammaxima.info-2uteFunctions and Variables for drawhstepj │ │ │ │ │ +maxima.info-1r │ │ │ │ │ +Functions for Numbersa.iMacro function definition operator Functmaxima.info-1cenAssignment operatorsma.iderivabbrevctionmaxima.info-1es Functions and Variables for Differentiationctionpalette <1>bles maxima.info-2atiFunctions and Variables for drawgfactorsumand Vamaxima.info-1eilFunctions and Variables for Polynomialsnlambda │ │ │ │ │ +maxima.info-2atrFunctions and Variables for Function Definition │ │ │ │ │ +petersen_graphVamaxima.info-3ourFunctions and Variables for graphsxima.imat_condmaxima.info-3 VaFunctions and Variables for linearalgebratd_chi2stardispmaxima.info-1quaFunctions and Variables for Displayima.isublis │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Expressionslbit_not │ │ │ │ │ +maxima.info-2t │ │ │ │ │ +Functions and Variables for bitwisekslascarg`j │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions for Complex Numberssisbeta`j │ │ │ │ │ +maxima.info-1a.iGamma and Factorial Functionsablchebyshev_uthj │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for orthogonal polynomialsxima.itellsimpmaxima.info-2 VaFunctions and Variables for Rules and Patterns-Icolor <2>fo-2 │ │ │ │ │ +COmaxima.info-3m VVisualization with VTKtrasciij │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Characterstric Rcommutativeble │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Simplificationunctioeinsteinmaxima.info-2a.iFunctions and Variables for ctensor grapgen_laguerrenessmaxima.info-3a.iFunctions and Variables for orthogonal polynomialso-3 │ │ │ │ │ +-Qmat_unblocker Vamaxima.info-3nitFunctions and Variables for linearalgebra and Vapoly_coefficient_ringsTEmaxima.info-3TTEFunctions and Variables for grobnerbles xtics_secondaryfmaxima.info-2intFunctions and Variables for drawphiresolutionolymaxima.info-3rinVisualization with VTKNEtutte_graphnd Vamaxima.info-3ileFunctions and Variables for graphsxima.iLogical negationmaxima.info-1al Logical operatorsrentialmod │ │ │ │ │ +maxima.info-2ctsFunctions and Variables for Number Theoryor Matrcatchj │ │ │ │ │ +maxima.info-2ra Functions and Variables for Function Definitionaprodrac │ │ │ │ │ +maxima.info-2andFunctions and Variables for Symmetries.icdf_poissonctionmaxima.info-2es Poisson Random Variable │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Differentiationima.ifresnel_cunctionmaxima.info-1es Error FunctionTEgraph_unionima.imaxima.info-3ionFunctions and Variables for graphsissimpnullity │ │ │ │ │ +maxima.info-3ionFunctions and Variables for linearalgebraean_chiratriemannxima.imaxima.info-2quaFunctions and Variables for ctensorima.itime`j │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Runtime EnvironmentEdiag`j │ │ │ │ │ +maxima.info-2es Functions and Variables for diagrevert2 │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Series to postd_poisson-1t bmaxima.info-2 VaPoisson Random VariableUexpintrepaxima.imaxima.info-1ionExponential Integralsrawmake_string_output_streamfo-2TIOmaxima.info-3 VaString Input and Outputdnzetaj │ │ │ │ │ +maxima.info-1thaFunctions and Variables for Special Functions │ │ │ │ │ +,Smedian │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for descriptive statisticsuplot_num │ │ │ │ │ +maxima.info-1e vFunctions and Variables for Polynomialslratp_hipowxima.imaxima.info-3ionFunctions and Variables for ratpowstdummdemo`j │ │ │ │ │ +maxima.info-1musFunctions and Variables for Helpdimensionst_up_dmaxima.info-2tioFunctions and Variables for drawQuote-quote operatorAffimaxima.info-1fvaFunctions and Variables for EvaluationVamacroexpansionprmaxima.info-2_poFunctions and Variables for Function DefinitionnContraction with a vectorants │ │ │ │ │ +,Smaxima.info-2TE │ │ │ │ │ +Functions and Variables for itensorbles halfanglesatoricmaxima.info-1r_sOptions Controlling Simplificationnctionlocate_matrix_entry Serimaxima.info-3kiaFunctions and Variables for linearalgebraars`j │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Matrices and Linear Algebraieval <1>maxima.info-3 VaGentran Evaluation Formsnonscalarpan_bramaxima.info-1P │ │ │ │ │ +Functions and Variables for Propertiess factlim │ │ │ │ │ +maxima.info-1onQCombinatorial Functionsooptionsetaxima.imaxima.info-1ionFunctions and Variables for Command Linelsum`j │ │ │ │ │ +maxima.info-2/PUFunctions and Variables for Sums and Productsonsprintfilentopoismaxima.info-1E │ │ │ │ │ +Functions and Variables for File Input and Outputngineerifgi`j │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for itensorbles genstmtincrring-maxima.info-3ionGentran Option Variablesacot`j │ │ │ │ │ +maxima.info-1ar │ │ │ │ │ +Trigonometric and Hyperbolic FunctionsPTset_tex_environment_defaultctionmaxima.info-1es Functions and Variables for TeX Output.isparse │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebranheight <1>ables maxima.info-3 │ │ │ │ │ +mVisualization with VTK │ │ │ │ │ +read_binary_matrixgisticmaxima.info-3bleFunctions and Variables for binary input and outputbles translate_fast_arrayswitmaxima.info-1a.iFunctions and Variables for Arraysr ctenengineering_format_maxngmaxima.info-3 │ │ │ │ │ +Functions and Variables for engineering-formatrhidentj │ │ │ │ │ +maxima.info-2graFunctions and Variables for Matrices and Linear Algebrapperm_lex_unranknmaxima.info-22 │ │ │ │ │ +Functions and Variables for Combinatoricsndom Valimsubstmaxima.info-1etsFunctions and Variables for Limitses forNot equal (syntactic inequality)maxima.info-1 │ │ │ │ │ +Operators for Equations besselexpandymakmaxima.info-1a.iBessel Functionsgeneralized_lambert_wrramaxima.info-1l_dFunctions and Variables for Special Functionses nounify │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Expressionscpsi <1> │ │ │ │ │ +maxima.info-2filFunctions and Variables for ctensornd Vaquotientmaxima.info-1n │ │ │ │ │ +Functions and Variables for Polynomials ratdiff │ │ │ │ │ +maxima.info-1j │ │ │ │ │ +Functions and Variables for Polynomials wiener_indexheormaxima.info-3gonFunctions and Variables for graphsnctiontldefintmaxima.info-1ineFunctions and Variables for Integrationitrigsolveaplace maxima.info-3le │ │ │ │ │ +Solve Trignometric Equations2 │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Differentiation-1 │ │ │ │ │ +lsquares_estimates_exactmaxima.info-3a.iFunctions and Variables for lsquaresEllierfc`j │ │ │ │ │ +maxima.info-16_eError Function.icovdiff │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for itensor? │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Numbersons │ │ │ │ │ Implementation for $RANDOM │ │ │ │ │ Generate an random state vector from the given SEED. The seed can be │ │ │ │ │ either an integer or a vector of (unsigned-byte 32) │ │ │ │ │ RANDOM-STATE-F │ │ │ │ │ GFSPLIT: unknown error. │ │ │ │ │ GFSPLIT: unknown error. │ │ │ │ │ CPBG0: wrong trace. │ │ │ │ │ @@ -39795,15 +39643,15 @@ │ │ │ │ │ SUBSCRIPTproduci │ │ │ │ │ $DISPLAY_INDEX_SEPARATORMCOMMA │ │ │ │ │ Character used for drawing absolute value signs and 'evaluation at' signs. │ │ │ │ │ $ABSBOXCHARO │ │ │ │ │ TIEXACTK │ │ │ │ │ MUNARYPLUS-F │ │ │ │ │ MUNARYMINUS │ │ │ │ │ -Character used for drawing boxes.H │ │ │ │ │ +Character used for drawing boxes.X │ │ │ │ │ $BOXCHAR │ │ │ │ │ display: not a well-formed Maxima expression: ~Sdisplay: 'checkbreak' not found.] │ │ │ │ │ $RMXCHAR[ │ │ │ │ │ $LMXCHAR! │ │ │ │ │ SHARPCONTUOTE │ │ │ │ │ %BINOCOEF │ │ │ │ │ factor: not enough choices for substitution. │ │ │ │ │ @@ -39813,86 +39661,86 @@ │ │ │ │ │ factor: ran out of primes. │ │ │ │ │ factor: the minimal polynomial must be irreducible over the integers. │ │ │ │ │ *NEGFLAG* │ │ │ │ │ J LF&F7F8F │ │ │ │ │ F.F4F"F'F │ │ │ │ │ maxima.info-2 VaFunctions and Variables for Program Flowalphabeticnctionmaxima.info-1es Functions and Variables for Propertiesougentran_on │ │ │ │ │ -QUOmaxima.info-3 fiFunctions for Gentranes perm_unrank Linemaxima.info-2 │ │ │ │ │ --QFunctions and Variables for CombinatoricsNITIAL-maxima.info-1TVVFunctions and Variables for Differentiationmentpoutput_format_for_helponmaxima.info-1es Functions and Variables for Helpzeroequivunctionmaxima.info-1es Functions and Variables for Predicates.idata_file_nametimaxima.info-2 maFunctions and Variables for drawcanform │ │ │ │ │ -maxima.info-2-QUFunctions and Variables for itensorTheorbinomialmaxima.info-1a.iCombinatorial Functionsalevels │ │ │ │ │ -maxima.info-1eorPlotting Optionsdistribute_over │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Simplificationo-1TVVresolvante_alternee1cal maxima.info-2iffFunctions and Variables for Symmetries.isaving │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for financeima.inewton │ │ │ │ │ -maxima.info-1 VaFunctions for numerical solution of equationsTMNvar_betamaxima.info-2es Beta Random Variabletionapply1 │ │ │ │ │ -maxima.info-2aceFunctions and Variables for Rules and Patternsvelinear │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for SimplificationEWDET-read_nested_listmaxima.info-3WDEFunctions and Variables for plain-text input and output/get_pixeltric anmaxima.info-3FunFunctions and Variables for picturesma.iparametric_surfaceand Vamaxima.info-2umbFunctions and Variables for drawaskequalmaxima.info-1ionFunctions and Variables for Factsfo-2E │ │ │ │ │ - distrib │ │ │ │ │ -maxima.info-1es Functions and Variables for Simplificationo-1 │ │ │ │ │ -/makefactmaxima.info-1es Gamma and Factorial Functionstimalgtracemaxima.info-1MPLFunctions and Variables for algebraic extensionsvar_chi2maxima.info-2 │ │ │ │ │ -Chi-squared Random Variablens │ │ │ │ │ -maxima.info-1VV │ │ │ │ │ -Functions and Variables for ListsexE │ │ │ │ │ -splitfieldSETVV │ │ │ │ │ -maxima.info-1BOTFunctions and Variables for algebraic extensionskdels │ │ │ │ │ -maxima.info-2IX │ │ │ │ │ -Functions and Variables for itensor_binorandom_weibull.imaxima.info-2ialWeibull Random Variableoevolution2dima.imaxima.info-3ExpGraphical analysis of discrete dynamical systemsleast_negative_normalized_floatnmaxima.info-1es Functions and Variables for Constantsa.igeosum │ │ │ │ │ -maxima.info-3 VaPackage functsenjordan │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -,Functions and Variables for diagtr_warn_mevalrapmaxima.info-2xt │ │ │ │ │ -Functions and Variables for Function Definitiontgraph_centerP │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --QFunctions and Variables for graphsntsG │ │ │ │ │ -garbage_collectSmaxima.info-2QUOGarbage Collectionables sublist_indices │ │ │ │ │ -maxima.info-1TVVFunctions and Variables for Listsiables cabsP │ │ │ │ │ -maxima.info-1,SEFunctions for Complex Numbersa.itempvartypectionmaxima.info-3es Gentran Option Variablescylindricalima.imaxima.info-2ionFunctions and Variables for drawpoly_return_term_listro maxima.info-3 VaFunctions and Variables for grobner │ │ │ │ │ --LIstd_noncentral_student_tmaxima.info-2es Noncentral Student's t Random Variableraorbit │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --Functions and Variables for Symmetriesutbernstein_explicitics_semaxima.info-2a.iFunctions and Variables for Bernsteinrawprefer_dmaxima.info-1a.iFunctions and Variables for Integrationyarrayapplyantilemaxima.info-1tudFunctions and Variables for Arrays Studebernstein_approxmaxima.info-2icaFunctions and Variables for Bernstein Vaarit_amortizationnverse_maxima.info-3ETVFunctions and Variables for financebles init_cartanc Funmaxima.info-1se_Functions and Variables for Differentiationnd Vageo_annuity_pvlimaxima.info-3s │ │ │ │ │ - Functions and Variables for financectionZeilbergerables maxima.info-3 │ │ │ │ │ -,Functions and Variables for zeilbergeronskewness_rayleighor linemaxima.info-2gumRayleigh Random Variablelogx_secondaryVamaxima.info-2umbFunctions and Variables for drawempty_graphualizmaxima.info-3KTEFunctions and Variables for graphsnctionabasep │ │ │ │ │ -maxima.info-2impFunctions and Variables for atensor-1T! │ │ │ │ │ -maxima.info-2UOTFunctions and Variables for Rules and PatternsVaskewness_bernoulliatoricmaxima.info-2 │ │ │ │ │ -Bernoulli Random Variable and Varediff │ │ │ │ │ -maxima.info-2TMLFunctions and Variables for itensornd Vacdf_normalr Simpmaxima.info-2UOTNormal Random VariableTRexpop │ │ │ │ │ -maxima.info-1es Functions and Variables for Simplificationxima.igamma_expandtionmaxima.info-1es Gamma and Factorial Functionsizematrix_element_addnctionmaxima.info-2es Functions and Variables for Matrices and Linear AlgebrancoshP │ │ │ │ │ -maxima.info-1tatTrigonometric and Hyperbolic Functions │ │ │ │ │ -mat_functiond Vamaxima.info-2rapFunctions and Variables for diagbode_gaintion wimaxima.info-2puiFunctions and Variables for bodehav │ │ │ │ │ -maxima.info-3sTVPackage functs.ifunctionsunctionmaxima.info-2es Functions and Variables for Function DefinitionNderivsubstand Vamaxima.info-1imiFunctions and Variables for Differentiation-1FUNsmall_rhombicuboctahedron_graphimaxima.info-3s │ │ │ │ │ -Functions and Variables for graphsand Vanolabelsmaxima.info-1ompFunctions and Variables for Command Linesurface_hided Vamaxima.info-2olvFunctions and Variables for drawzgeev │ │ │ │ │ -maxima.info-3ionFunctions and Variables for lapackions │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for descriptive statisticsrtosisskewness_noncentral_student_t-QUmaxima.info-2domNoncentral Student's t Random VariableARPrevious inputVamaxima.info-1onsFunctions and Variables for Command Linedeclare_weightsamaxima.info-2rapFunctions and Variables for Affinenctionsupcase │ │ │ │ │ -maxima.info-3eriString Processingaxima.iichr1 │ │ │ │ │ -maxima.info-2onsFunctions and Variables for itensorma anvertex_degreeuncmaxima.info-3ognFunctions and Variables for graphsRandomcdf_gumbel │ │ │ │ │ --QUOTmaxima.info-2a.iGumbel Random VariableVaerror │ │ │ │ │ -maxima.info-2UTPFunctions and Variables for Program Flowratsimpexponsistmaxima.info-1ompFunctions and Variables for Polynomials diametermaxima.info-3te │ │ │ │ │ -Functions and Variables for graphsdular_pi │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Constantseilrow │ │ │ │ │ -maxima.info-2yN │ │ │ │ │ -Functions and Variables for Matrices and Linear AlgebraVpoly_reduced_grobner1 │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for grobnericsMImean_hypergeometricttingmaxima.info-2dwrHypergeometric Random Variableonskewness_student_tr Simpmaxima.info-2croStudent's t Random Variableing Pedge_coloringIMPmaxima.info-3-QUFunctions and Variables for graphsables %f │ │ │ │ │ -maxima.info-1lowHypergeometric Functionsltreillisiables maxima.info-2 │ │ │ │ │ -Functions and Variables for SymmetriesVaniceindicesprefnmaxima.info-2rorFunctions and Variables for Seriesables mat_fullunblockeratsimp │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --PFunctions and Variables for linearalgebraultipli' │ │ │ │ │ -maxima.info-1ETVFunctions and Variables for Evaluation │ │ │ │ │ -presubscriptagHAmaxima.info-1 │ │ │ │ │ -Functions and Variables for DisplayFUN │ │ │ │ │ -expintegral_chirmaxima.info-1a.iExponential Integrals Vaqmeasuremaxima.info-3s,SFunctions and Variables for Quantum_Computingionsubvarp │ │ │ │ │ -maxima.info-1lt-Functions and Variables for Arraysnctionnextlayerfactor maxima.info-3QUOPackage facexp.ipoint_sizearactemaxima.info-2sisFunctions and Variables for drawstirling2etric Rmaxima.info-2eOTFunctions and Variables for Setstrigrat │ │ │ │ │ -maxima.info-1rogExplicit Simplifications Using Identitiesaxima.ilabels │ │ │ │ │ -maxima.info-1e DFunctions and Variables for Command Linetaylor_logexpandmaxima.info-2m_gFunctions and Variables for Serieso-2,MFacosh │ │ │ │ │ -maxima.info-1te Trigonometric and Hyperbolic Functions& │ │ │ │ │ -quantile_gammawimaxima.info-2iffGamma Random Variableionsequalignoreles maxima.info-3 │ │ │ │ │ --DString Processingaxima.ifile_type_maximamaxima.info-1es Functions and Variables for File Input and OutputE │ │ │ │ │ -/TMSendphi │ │ │ │ │ -maxima.info-3ionVisualization with VTKlvregion_boundariesaxima.imaxima.info-3metFunctions and Variables for worldmap2V │ │ │ │ │ -delete_filend Vamaxima.info-3etsFile operationsMpochhammer_max_indextionmaxima.info-3es Functions and Variables for orthogonal polynomialsnctionapropos │ │ │ │ │ -maxima.info-1umbFunctions and Variables for Helpproportional_axeselationmaxima.info-2-PRFunctions and Variables for drawdelay │ │ │ │ │ -maxima.info-2rawFunctions and Variables for drawcdf_signed_rankrmaxima.info-3d RFunctions and Variables for special distributionsoisson load_pathnameleNmaxima.info-1a.iFunctions and Variables for File Input and Outputdf_generateinsteindiscrmaxima.info-2a.iFunctions and Variables for ctensordom Vezgcd │ │ │ │ │ -maxima.info-1osiFunctions and Variables for Polynomials*maxima.info-3ng │ │ │ │ │ +-QFunctions and Variables for CombinatoricsNITIAL-delta │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Differentiationima.ioutput_format_for_helpVamaxima.info-1etsFunctions and Variables for Helpzeroequiv and Vamaxima.info-1quaFunctions and Variables for PredicatesPLdata_file_namer maxima.info-2T │ │ │ │ │ +Functions and Variables for drawcanform │ │ │ │ │ +maxima.info-2ionFunctions and Variables for itensorE │ │ │ │ │ +/Tbinomialmaxima.info-1 │ │ │ │ │ +Combinatorial Functions levels │ │ │ │ │ +maxima.info-1,SEPlotting Optionsdistribute_overnmaxima.info-1es Functions and Variables for Simplificationnctionresolvante_alternee1tionmaxima.info-2ialFunctions and Variables for SymmetriesLIsaving │ │ │ │ │ +maxima.info-3es Functions and Variables for finance-2t gnewton │ │ │ │ │ +maxima.info-1es Functions for numerical solution of equationsionvar_betamaxima.info-2iscBeta Random VariableR │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Rules and Patternsablinear │ │ │ │ │ +maxima.info-1 toFunctions and Variables for Simplificationlia_seread_nested_listmaxima.info-3itiFunctions and Variables for plain-text input and outputmget_pixel Hyperbmaxima.info-3s │ │ │ │ │ +Functions and Variables for pictures2PUTparametric_surfaceables maxima.info-2eorFunctions and Variables for drawaskequalmaxima.info-1 GeFunctions and Variables for Factsunctiondistrib │ │ │ │ │ +maxima.info-1uleFunctions and Variables for Simplificationnctionmakefactmaxima.info-1ommGamma and Factorial Functions │ │ │ │ │ +-algtracemaxima.info-1ionFunctions and Variables for algebraic extensionsvar_chi2maxima.info-2 anChi-squared Random Variablele_lpreverse │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Listshow_edgsplitfieldxima.imaxima.info-1ionFunctions and Variables for algebraic extensionskdels │ │ │ │ │ +maxima.info-2quaFunctions and Variables for itensorl │ │ │ │ │ +random_weibullLAmaxima.info-2om Weibull Random VariableSevolution2d-1TE │ │ │ │ │ +maxima.info-3ialGraphical analysis of discrete dynamical systemsleast_negative_normalized_floatamaxima.info-1rapFunctions and Variables for ConstantsSETgeosum │ │ │ │ │ +maxima.info-3es Package functsQUjordan │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for diagtr_warn_mevalSOLmaxima.info-2a.iFunctions and Variables for Function DefinitionUgraph_centerma.imaxima.info-3ionFunctions and Variables for graphsummer_garbage_collectimaxima.info-2ionGarbage Collectionr contsublist_indiceslmaxima.info-1a.iFunctions and Variables for Listsor FourcabsP │ │ │ │ │ +maxima.info-1putFunctions for Complex Numbers,PUtempvartypend Vamaxima.info-3rstGentran Option Variablescylindrical-2OLVmaxima.info-2 VaFunctions and Variables for drawpoly_return_term_listionmaxima.info-3es Functions and Variables for grobnerima.istd_noncentral_student_tmaxima.info-2ombNoncentral Student's t Random VariableSOorbit │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Symmetriesutbernstein_explicitndary │ │ │ │ │ +maxima.info-2NSLFunctions and Variables for Bernsteinomiprefer_dmaxima.info-1 │ │ │ │ │ +/TFunctions and Variables for Integration,arrayapplyoncentmaxima.info-1 │ │ │ │ │ +-Functions and Variables for Arrays's t Rbernstein_approxmaxima.info-2f ~Functions and Variables for Bernsteines arit_amortizationacobi_nmaxima.info-3a.iFunctions and Variables for finance Elliinit_cartanonsenmaxima.info-1i_sFunctions and Variables for Differentiationbles geo_annuity_pvunmaxima.info-3ntyFunctions and Variables for financend VaZeilbergerr wrstmaxima.info-3atrFunctions and Variables for zeilbergerVaskewness_rayleighralgebrmaxima.info-2gthRayleigh Random Variablelogx_secondarys maxima.info-2eorFunctions and Variables for drawempty_graphon wimaxima.info-3perFunctions and Variables for graphsand Vaabasep │ │ │ │ │ +maxima.info-2atiFunctions and Variables for atensorctionremlet │ │ │ │ │ +maxima.info-2_cyFunctions and Variables for Rules and Patternss skewness_bernoulliOTE │ │ │ │ │ +/maxima.info-2a.iBernoulli Random Variableiables rediff │ │ │ │ │ +maxima.info-2n │ │ │ │ │ +Functions and Variables for itensorbles cdf_normalficatimaxima.info-2 │ │ │ │ │ +Normal Random Variableonexpop │ │ │ │ │ +maxima.info-1escFunctions and Variables for Simplificationo-1UOTgamma_expandd Vamaxima.info-1actGamma and Factorial Functionsa.imatrix_element_addand Vamaxima.info-2rapFunctions and Variables for Matrices and Linear AlgebraacoshP │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +,Trigonometric and Hyperbolic Functionsonmat_functionles maxima.info-2V │ │ │ │ │ +gFunctions and Variables for diagbode_gainh VTK │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for bodehav │ │ │ │ │ +maxima.info-3ompPackage functsFUfunctions and Vamaxima.info-2ymmFunctions and Variables for Function Definitionnderivsubstables maxima.info-1TOMFunctions and Variables for Differentiationctionsmall_rhombicuboctahedron_graphnmaxima.info-3 │ │ │ │ │ +Functions and Variables for graphsables nolabelsmaxima.info-1CESFunctions and Variables for Command Linesurface_hideles maxima.info-2 │ │ │ │ │ +-Functions and Variables for drawzgeev │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for lapackst delcv │ │ │ │ │ +maxima.info-2OTEFunctions and Variables for descriptive statisticseometrskewness_noncentral_student_ttrimaxima.info-2ablNoncentral Student's t Random VariableonPrevious inputs maxima.info-1 │ │ │ │ │ +-QFunctions and Variables for Command Linedeclare_weights maxima.info-2TVVFunctions and Variables for Affineand Vasupcase │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +String Processingfo-1 │ │ │ │ │ +maxima.info-2_inFunctions and Variables for itensoractorvertex_degreeOTEmaxima.info-3SETFunctions and Variables for graphsariablcdf_gumbeltimer │ │ │ │ │ +maxima.info-2,SEGumbel Random Variables error │ │ │ │ │ +maxima.info-2d │ │ │ │ │ +Functions and Variables for Program Flowratsimpexpons │ │ │ │ │ +-maxima.info-1a.iFunctions and Variables for Polynomialsmdiametermaxima.info-3a.iFunctions and Variables for graphsnear_spi │ │ │ │ │ +maxima.info-1V │ │ │ │ │ +~Functions and Variables for ConstantsrINrow │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ +poly_reduced_grobnertionmaxima.info-3es Functions and Variables for grobnerima.imean_hypergeometrictionsmaxima.info-2omRHypergeometric Random VariableVaskewness_student_tficatimaxima.info-2gp │ │ │ │ │ +Student's t Random Variableessinedge_coloringx_smaxima.info-3a.iFunctions and Variables for graphsr grap%f │ │ │ │ │ +maxima.info-1a.iHypergeometric Functionsltreillisor grapmaxima.info-2radFunctions and Variables for Symmetriess niceindicespref │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Seriesr Progmat_fullunblockeraxima.imaxima.info-3ionFunctions and Variables for linearalgebraitiesTE' │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Evaluationdipresubscriptma.imaxima.info-1ionFunctions and Variables for Displayolvanexpintegral_chiTmaxima.info-1FUNExponential Integralses qmeasuremaxima.info-3e_aFunctions and Variables for Quantum_Computing Vasubvarp │ │ │ │ │ +maxima.info-1ayPFunctions and Variables for Arraysand Vanextlayerfactorpmaxima.info-3p │ │ │ │ │ +Package facexpFUpoint_size │ │ │ │ │ +/TMSmaxima.info-2rgeFunctions and Variables for drawstirling2ndom Vamaxima.info-2 │ │ │ │ │ +Functions and Variables for Setstrigrat │ │ │ │ │ +maxima.info-1lowExplicit Simplifications Using Identitiesfo-2TIClabels │ │ │ │ │ +maxima.info-1te Functions and Variables for Command Linetaylor_logexpandmaxima.info-2l_fFunctions and Variables for Seriesneral acosh │ │ │ │ │ +maxima.info-1m VTrigonometric and Hyperbolic Functionsizquantile_gamma │ │ │ │ │ +maxima.info-2a.iGamma Random Variable Vasequalignoreitenmaxima.info-3xmaString Processingfo-2E │ │ │ │ │ +file_type_maximamaxima.info-1atrFunctions and Variables for File Input and Outputaxima.iendphi │ │ │ │ │ +maxima.info-3 VaVisualization with VTKETregion_boundariesfo-1OWImaxima.info-3eraFunctions and Variables for worldmaptiondelete_filebles maxima.info-3qagFile operationsipochhammer_max_indexd Vamaxima.info-3UADFunctions and Variables for orthogonal polynomialsand Vaapropos │ │ │ │ │ +maxima.info-1OTEFunctions and Variables for Helpproportional_axesl operamaxima.info-2 │ │ │ │ │ +Functions and Variables for drawdelay │ │ │ │ │ +maxima.info-2oncFunctions and Variables for drawcdf_signed_ranksmaxima.info-3 VaFunctions and Variables for special distributionsandom Vload_pathnameeckmaxima.info-1UOTFunctions and Variables for File Input and Outputal_finirateinsteinP* │ │ │ │ │ +maxima.info-2OTEFunctions and Variables for ctensorableRezgcd │ │ │ │ │ +maxima.info-1aheFunctions and Variables for Polynomialscborder │ │ │ │ │ (FAST-METHOD BIGFLOAT::INIT-LAMBERT-W-K (INTEGER NUMBER))actex │ │ │ │ │ An association list for storing limit answers./sLIMIT-ANSWERS/maLHCOUNT │ │ │ │ │ binary-gcl/mactex.o │ │ │ │ │ *TEX-ENVIRONMENT-DEFAULT* │ │ │ │ │ Implementation for $GET_TEX_ENVIRONMENT_DEFAULT │ │ │ │ │ REST-ARGS25324 │ │ │ │ │ ~M: expected exactly ~M arguments but got ~M: ~M- │ │ │ │ │ @@ -40012,137 +39860,134 @@ │ │ │ │ │ /PUTPROP │ │ │ │ │ /$SUBLIST │ │ │ │ │ /SUBLIST-IMPL │ │ │ │ │ /IMPL-NAME │ │ │ │ │ 03F:hhal │ │ │ │ │ Y+k#dkkcd │ │ │ │ │ c+k#dkkcd │ │ │ │ │ -Functions and Variables for ExpressionsiFunctions and Variables for drawquad_qawoor │ │ │ │ │ -maxima.info-1aphFunctions and Variables for QUADPACKles axis_topmaxima.info-2a.iFunctions and Variables for drawdiagmatrixxima.imaxima.info-2ionFunctions and Variables for Matrices and Linear AlgebrapLess thanaxima.imaxima.info-1s │ │ │ │ │ -Relational operators1 │ │ │ │ │ -solvenullwarn Vamaxima.info-1valFunctions and Variables for Equations │ │ │ │ │ -gnuplot_closeE │ │ │ │ │ -maxima.info-1 VaGnuplot_pipes Format Functionseiconstvaluexima.imaxima.info-3ionFunctions and Variables for ezunitsck_ovlistdummyvarsa.imaxima.info-1ionFunctions and Variables for Expressions │ │ │ │ │ -set_up_dot_simplificationsand Vamaxima.info-2istFunctions and Variables for Affinenctionlistofvarsables maxima.info-1W │ │ │ │ │ -Functions and Variables for Expressionsnleast_positive_normalized_float │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Constantsumbperm_undecomp │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Combinatoricsk@ │ │ │ │ │ -taylor_simplifier_plus │ │ │ │ │ +Functions and Variables for Expressionsimaxima.info-2ionFunctions and Variables for drawquad_qawoubgraphmaxima.info-1 │ │ │ │ │ +Functions and Variables for QUADPACKHO │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Functions and Variables for Seriesap` │ │ │ │ │ -wronskianh │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Package functsVabars │ │ │ │ │ -maxima.info-2r │ │ │ │ │ -Functions and Variables for drawremove_index_propertiesimaxima.info-1er_Functions and Variables for Displayctiontr_float_can_branch_complex │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Function Definitionapoly_buchberger_criterionaxima.imaxima.info-3ionFunctions and Variables for grobnert2conEuler-Mascheroni constantunctionmaxima.info-1es Functions and Variables for Constants │ │ │ │ │ -intopoismaxima.info-2ionFunctions and Variables for Poisson seriestrix │ │ │ │ │ -engineering_format_floats and Vamaxima.info-3ineFunctions and Variables for engineering-formatetpositionmaxima.info-3negVisualization with VTK.imarkvar │ │ │ │ │ -maxima.info-3 VaFunctions for Gentran │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Program Flowedge_colorxima.imaxima.info-3ionFunctions and Variables for graphscts │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for ConstantsK │ │ │ │ │ -quantile_logisticfo-3 │ │ │ │ │ -maxima.info-2 VaLogistic Random Variableinvariant2de_phamaxima.info-2a.iFunctions and Variables for ctensor bodectayswitchadjoinmaxima.info-2a.iFunctions and Variables for ctensor Matroctets_to_stringmaxima.info-3ileOctets and Utilities for Cryptographyiongreat_rhombicosidodecahedron_graphatistimaxima.info-3entFunctions and Variables for graphsand Varandom_noncentral_chi2timaxima.info-2n │ │ │ │ │ -Noncentral Chi-squared Random Variables string_to_octetsmaxima.info-3r │ │ │ │ │ -Octets and Utilities for CryptographyK │ │ │ │ │ -zlabel <1>xpr │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for drawarraymakenition │ │ │ │ │ -maxima.info-1matFunctions and Variables for Arraysnctionmanual_demobles maxima.info-1z │ │ │ │ │ -Functions and Variables for Helpcompfilemaxima.info-2eilFunctions and Variables for Function Definitionadraw_fileor Consmaxima.info-2ertFunctions and Variables for drawremcon │ │ │ │ │ -maxima.info-2rapFunctions and Variables for itensorctionlucasr │ │ │ │ │ -maxima.info-2olyFunctions and Variables for Number Theory and Vaorthogonal_complement │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for linearalgebra │ │ │ │ │ -pdf_laplace-3e │ │ │ │ │ -maxima.info-2 VaLaplace Random Variablerfactors_onlyt_tymaxima.info-2a.iFunctions and Variables for Number Theorycl_outpadjoin │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Sets# │ │ │ │ │ -maxima.info-1# │ │ │ │ │ -Operators for Equations │ │ │ │ │ -linsolvemaxima.info-1es Functions and Variables for Equationsm_lboxchar │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Expressionscresolvante_kleinmaxima.info-2ionFunctions and Variables for Symmetries │ │ │ │ │ -take_inference │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for inference_resultear Wedge producte_emaxima.info-2a.iFunctions and Variables for itensor grapflipflagmaxima.info-2a.iFunctions and Variables for itensor lapadiff <2>maxima.info-2a.iFunctions and Variables for itensor Symmdblfloatmaxima.info-3a.iGentran Option Variablesdgauss_bmaxima.info-2 │ │ │ │ │ -Functions and Variables for contrib_ode │ │ │ │ │ -maxima.info-1domFunctions and Variables for fast Fourier transformand Varat │ │ │ │ │ -maxima.info-1ProFunctions and Variables for Polynomials │ │ │ │ │ -maxima.info-3es String Processingdf_bernt │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Plotting Optionsjacobi_cs │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Elliptic Functionsengraph6_export │ │ │ │ │ -maxima.info-33 │ │ │ │ │ -Functions and Variables for graphss │ │ │ │ │ -jacobi_scaxima.imaxima.info-1g IFunctions and Variables for Elliptic Functions │ │ │ │ │ -bessel_kmaxima.info-1es Bessel Functions%if │ │ │ │ │ -maxima.info-3a.iFunctions and Variables for to_poly_solveomials │ │ │ │ │ -vertex_distanceemaxima.info-3a.iFunctions and Variables for graphsr grapcontract <1>s_inmaxima.info-2a.iFunctions and Variables for Symmetriesfefunmake │ │ │ │ │ -maxima.info-2le │ │ │ │ │ -Functions and Variables for Function Definitionetr_optimize_max_looprimrmaxima.info-2I │ │ │ │ │ -Functions and Variables for Function Definitionbdraw_renderer8 │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for drawyrange_secondarymaxima.info-2e │ │ │ │ │ -Functions and Variables for drawinfo_displayti │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for alt-display │ │ │ │ │ -lagrangemaxima.info-3a.iFunctions and Variables for interpolhmicmean_negative_binomiald │ │ │ │ │ +Functions and Variables for drawdiagmatrixo-2 │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ +Less thanfo-2m │ │ │ │ │ +maxima.info-1r │ │ │ │ │ +Relational operatorstionsolvenullwarnes maxima.info-1n │ │ │ │ │ +Functions and Variables for Equationsa.ignuplot_closeionmaxima.info-1es Gnuplot_pipes Format Functions │ │ │ │ │ +constvalueo-2 │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for ezunitsaps │ │ │ │ │ +listdummyvarsS │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Expressionsiset_up_dot_simplificationsables maxima.info-2 │ │ │ │ │ +Functions and Variables for Affineand Valistofvarsr grapmaxima.info-1triFunctions and Variables for Expressionsaleast_positive_normalized_floatpmaxima.info-1 │ │ │ │ │ +Functions and Variables for Constantseorperm_undecompr │ │ │ │ │ +maxima.info-2) │ │ │ │ │ +Functions and Variables for Combinatoricsegion_btaylor_simplifieraxima.imaxima.info-2ionFunctions and Variables for Seriesne_widwronskianaxima.imaxima.info-3ionPackage functss bars │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for drawremove_index_properties │ │ │ │ │ +maxima.info-1e_fFunctions and Variables for Displaynd Vatr_float_can_branch_complexvefacmaxima.info-2a.iFunctions and Variables for Function Definition │ │ │ │ │ +poly_buchberger_criterionfo-2 │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for grobner │ │ │ │ │ +Euler-Mascheroni constant and Vamaxima.info-1ymmFunctions and Variables for Constantsa.iintopoismaxima.info-2 VaFunctions and Variables for Poisson seriesxima.iengineering_format_floatsiables maxima.info-3ebrFunctions and Variables for engineering-formatrapositionmaxima.info-3_flVisualization with VTK │ │ │ │ │ +maxima.info-3es Functions for Gentranarethrowr │ │ │ │ │ +maxima.info-2E │ │ │ │ │ +Functions and Variables for Program Flowedge_coloro-2 │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for graphs5sum │ │ │ │ │ +maxima.info-1s aFunctions and Variables for Constantsst │ │ │ │ │ +quantile_logisticunctionmaxima.info-2es Logistic Random Variableinvariant2 │ │ │ │ │ +maxima.info-2; │ │ │ │ │ +Functions and Variables for ctensorert_bctayswitch │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Negative Binomial Random Variables │ │ │ │ │ +Functions and Variables for ctensors andoctets_to_stringmaxima.info-3nesOctets and Utilities for Cryptography Vagreat_rhombicosidodecahedron_graph │ │ │ │ │ +maxima.info-3e │ │ │ │ │ +Functions and Variables for graphsables random_noncentral_chi2 │ │ │ │ │ +maxima.info-2a.iNoncentral Chi-squared Random Variableffstring_to_octetsmaxima.info-3a.iOctets and Utilities for Cryptographyrn_zlabel <1>xima.imaxima.info-2ionFunctions and Variables for drawarraymakesquaresmaxima.info-1proFunctions and Variables for Arraysand Vamanual_demo lsqumaxima.info-1ngsFunctions and Variables for Helpcompfilemaxima.info-2r │ │ │ │ │ +Functions and Variables for Function Definition draw_fileants │ │ │ │ │ +maxima.info-2belFunctions and Variables for drawremcon │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for itensornd Valucasr │ │ │ │ │ +maxima.info-2ls │ │ │ │ │ +Functions and Variables for Number Theoryiables orthogonal_complementreamaxima.info-3a.iFunctions and Variables for linearalgebraaxima.ipdf_laplacectionmaxima.info-2es Laplace Random Variable │ │ │ │ │ +factors_only1> │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Functions and Variables for Symmetriesiotempvarnameivecomaxima.info-3a.iGentran Option Variablesexpandwrt_factored │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Simplificationdcan │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Integration │ │ │ │ │ -elliptic_ec │ │ │ │ │ -maxima.info-1: │ │ │ │ │ -Functions and Variables for Elliptic Integrals │ │ │ │ │ -mandelbrot_setNumaxima.info-3r │ │ │ │ │ -Definitions for complex fractalsradius │ │ │ │ │ -maxima.info-3eorVisualization with VTK.ikurtosis_paretoPmaxima.info-2 │ │ │ │ │ -Pareto Random Variable │ │ │ │ │ -maxima.info-1 │ │ │ │ │ +Functions and Variables for Number Theoryt │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Sets# │ │ │ │ │ +maxima.info-1r │ │ │ │ │ +Operators for Equationsnlinsolvemaxima.info-1escFunctions and Variables for Equationsmalboxchar │ │ │ │ │ +maxima.info-1rmaFunctions and Variables for Expressions │ │ │ │ │ +resolvante_kleinmaxima.info-2 VaFunctions and Variables for Symmetriestrtake_inference.imaxima.info-3ionFunctions and Variables for inference_resultbra │ │ │ │ │ +Wedge product │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for itensor │ │ │ │ │ +flipflagmaxima.info-2 │ │ │ │ │ +Functions and Variables for itensor │ │ │ │ │ +diff <2>maxima.info-2b │ │ │ │ │ +Functions and Variables for itensories │ │ │ │ │ +dblfloatmaxima.info-3k │ │ │ │ │ +Gentran Option Variablesdgauss_bmaxima.info-2m_nFunctions and Variables for contrib_odeefft │ │ │ │ │ +maxima.info-1ablFunctions and Variables for fast Fourier transformables rat │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Polynomialsnsinsert │ │ │ │ │ +maxima.info-3inaString Processingulli │ │ │ │ │ +maxima.info-1ullPlotting Optionsjacobi_cslot_formaxima.info-1a.iFunctions and Variables for Elliptic Functionsitgraph6_exporta.imaxima.info-3ionFunctions and Variables for graphsenwr │ │ │ │ │ +jacobi_scfo-3 │ │ │ │ │ +maxima.info-1andFunctions and Variables for Elliptic Functionsonbessel_kmaxima.info-1rapBessel Functions%if │ │ │ │ │ +maxima.info-3\ │ │ │ │ │ +Functions and Variables for to_poly_solveertex_overtex_distance │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for graphs/ │ │ │ │ │ +contract <1>nce │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Symmetriesrefunmake │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Function Definitionatr_optimize_max_looppretmaxima.info-2a.iFunctions and Variables for Function Definitionrdraw_rendererrepmaxima.info-2 │ │ │ │ │ +Functions and Variables for drawyrange_secondarymaxima.info-2a.iFunctions and Variables for drawinfo_displayma.imaxima.info-2ionFunctions and Variables for alt-displayacros │ │ │ │ │ -maxima.info-2+ │ │ │ │ │ -Functions and Variables for drawloadfilemaxima.info-1es Functions and Variables for File Input and Output and Vacdf_laplace Progmaxima.info-2cttLaplace Random Variable │ │ │ │ │ -addmatricesexp │ │ │ │ │ +maxima.info-2micFunctions and Variables for itensorima.iradexpandamma anmaxima.info-1uncFunctions and Variables for Simplificationnctionbfloatp │ │ │ │ │ +maxima.info-1olyFunctions and Variables for Numbers-2 │ │ │ │ │ +list_nc_monomialsiables maxima.info-2r │ │ │ │ │ +Functions and Variables for Affinel Funcfourth │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Listses │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Setselevationaxima.imaxima.info-1ionPlotting Optionsinnerproductals │ │ │ │ │ +maxima.info-2t │ │ │ │ │ +Functions and Variables for Matrices and Linear Algebraagnuplot_pdf_term_commandmaxima.info-1ionGnuplot Options complete_graph │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for graphsr drawtest_variancems │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for statsions6 │ │ │ │ │ +ytics <1>axima.imaxima.info-2s │ │ │ │ │ +Functions and Variables for drawloadfilemaxima.info-1ymmFunctions and Variables for File Input and Outputiables cdf_laplace Flowmaxima.info-2( │ │ │ │ │ +Laplace Random Variable addmatricesdom_pmaxima.info-3a.iFunctions and Variables for linearalgebransts │ │ │ │ │ +random_laplace │ │ │ │ │ +maxima.info-2n │ │ │ │ │ +Laplace Random Variableitruncated_icosahedron_graphbles maxima.info-3t aFunctions and Variables for graphsV │ │ │ │ │ +closefilefo-1 │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for File Input and Outputunctionaverage_degrees maxima.info-3eriFunctions and Variables for graphs │ │ │ │ │ +expintegral_e_simplifytemaxima.info-2om Functions and Variables for contrib_ode │ │ │ │ │ +maxima.info-1torFunctions for Numberssetbiconnected_components │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for graphs │ │ │ │ │ +maxima.info-3ionFunctions and Variables for Quantum_Computing/ │ │ │ │ │ +linecharmaxima.info-1itiFunctions and Variables for Command Linemin_vertex_covermaxima.info-3E │ │ │ │ │ +Functions and Variables for graphsnctionicosidodecahedron_graphpmaxima.info-3fixFunctions and Variables for graphstors │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for linearalgebraeduce_crandom_laplace.imaxima.info-2ge Laplace Random Variable │ │ │ │ │ -truncated_icosahedron_graphnd Vamaxima.info-3ileFunctions and Variables for graphsst_placlosefileaxima.imaxima.info-1ionFunctions and Variables for File Input and Outputfo-2 │ │ │ │ │ -average_degreeVamaxima.info-3ourFunctions and Variables for graphsuniforexpintegral_e_simplify │ │ │ │ │ -maxima.info-2ormFunctions and Variables for contrib_odetabs │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions for Numbersns │ │ │ │ │ -biconnected_components.imaxima.info-3ionFunctions and Variables for graphsalrootqswapr │ │ │ │ │ -maxima.info-3B │ │ │ │ │ -Functions and Variables for Quantum_Computing_silinecharmaxima.info-1 │ │ │ │ │ -Functions and Variables for Command Linemin_vertex_covermaxima.info-3sinFunctions and Variables for graphso-3 │ │ │ │ │ -icosidodecahedron_graph maxima.info-3* │ │ │ │ │ -Functions and Variables for graphsed opesequal │ │ │ │ │ -maxima.info-3a.iString Processing and VasremovefirstRulemaxima.info-3s │ │ │ │ │ -String Processingfo-1 │ │ │ │ │ -identformaxima.info-3es Functions and Variables for linearalgebrafo-2 │ │ │ │ │ +String Processingiables sremovefirstd Pamaxima.info-3ityString Processingunctionidentformaxima.info-3onsFunctions and Variables for linearalgebraeo_amorwarning │ │ │ │ │ REST-ARGS25207 │ │ │ │ │ Implementation for $NOUNIFY │ │ │ │ │ REST-ARGS25219 │ │ │ │ │ $FACTORIAL │ │ │ │ │ Implementation for $VERBIFY │ │ │ │ │ REST-ARGS25224 │ │ │ │ │ $MODE_DECLARE │ │ │ │ │ @@ -40371,107 +40216,97 @@ │ │ │ │ │ \end{verbatim} │ │ │ │ │ -\infty │ │ │ │ │ \right| \mathbf{true} │ │ │ │ │ Implementation for $SET_TEX_ENVIRONMENT_DEFAULT │ │ │ │ │ ENV-OPENENV-CLOSE │ │ │ │ │ REST-ARGS25334$ │ │ │ │ │ Implementation for $SET_TEX_ENVIRONMENT │ │ │ │ │ -Functions and Variables for Combinatoricsd Outpumaxima.info-1a.iFunctions and Variables for Display pictoddfun │ │ │ │ │ -maxima.info-1w │ │ │ │ │ -Functions and Variables for SimplificationOptioncov1 │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for descriptive statisticsn │ │ │ │ │ -maxima.info-1metFunctions and Variables for Factsaxima.ishow_vertex_sizemaxima.info-3es Functions and Variables for graphsxima.itest_rank_sum Ramaxima.info-3 │ │ │ │ │ -Functions and Variables for stats and Vagraph_peripherysmaxima.info-3a.iFunctions and Variables for graphsic Funzlength │ │ │ │ │ -maxima.info-3a.iVisualization with VTKVacomp2puimaxima.info-2atiFunctions and Variables for Symmetriesonpui2compmaxima.info-2untFunctions and Variables for Symmetries.itlimswitchnctionmaxima.info-1es Functions and Variables for Limitsxima.iinverse_jacobi_ds and Vamaxima.info-1bfgFunctions and Variables for Elliptic FunctionsonCNOT │ │ │ │ │ -maxima.info-3rawFunctions and Variables for Quantum_Computingionharmonic_to_psi maxima.info-3 │ │ │ │ │ -,*Functions and Variables for solve_recioninverse_jacobi_sdor grapmaxima.info-1poiFunctions and Variables for Elliptic Functionss List delimitersimaxima.info-1ot │ │ │ │ │ -Functions and Variables for Listsiables kurtosis_geometricaphsV │ │ │ │ │ -maxima.info-2a.iGeometric Random Variableiables phi │ │ │ │ │ -maxima.info-1ar Functions and Variables for ConstantsM │ │ │ │ │ -edge_widthand Vamaxima.info-3untFunctions and Variables for graphsxima.ipsexpandmaxima.info-2domFunctions and Variables for Serieso-2QUOstyle │ │ │ │ │ -maxima.info-1es Plotting Optionsgamma_incompletemaxima.info-1EEOGamma and Factorial Functions │ │ │ │ │ -std_lognormal │ │ │ │ │ -maxima.info-2 anLognormal Random Variabledf_exp │ │ │ │ │ -maxima.info-2entFunctions and Variables for DebuggingesUappend │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Listsassociaele2compmaxima.info-2NEWFunctions and Variables for Symmetriestipalette │ │ │ │ │ -maxima.info-1C │ │ │ │ │ -Plotting Optionsmodular_linear_solveres maxima.info-3 │ │ │ │ │ -,Functions and Variables for zeilbergeronmathml_displays maxima.info-2-QUFunctions and Variables for alt-displaynreset │ │ │ │ │ -maxima.info-1olyFunctions and Variables for Command Linecolor_bar_ticss maxima.info-1lowPlotting Optionsexpandwrt_denomFmaxima.info-1 VaFunctions and Variables for Simplifications │ │ │ │ │ -maxima.info-3nomString Processinglic Funvertex_sizelson_maxima.info-3a.iFunctions and Variables for graphsr Ellimax_flowmaxima.info-3 │ │ │ │ │ -Functions and Variables for graphsables nptetradmaxima.info-2stiFunctions and Variables for ctensor-2VV │ │ │ │ │ -maperrormaxima.info-2es Functions and Variables for Program Flowratsimp │ │ │ │ │ -maxima.info-1es Functions and Variables for Polynomialsimultiplicitiesonmaxima.info-1es Functions and Variables for Equationscalnegsumdispflag.imaxima.info-1ionFunctions and Variables for Displaytion,resolvante_diedraletreammaxima.info-2 │ │ │ │ │ -Functions and Variables for SymmetriesOTdefine_alt_displaynctionmaxima.info-2es Functions and Variables for alt-displayildisplaymaxima.info-1 VaFunctions and Variables for Display-2-QUclessp │ │ │ │ │ -maxima.info-3es Charactersuncatekurtosis_hypergeometricnmaxima.info-2SFLHypergeometric Random Variable Ifor │ │ │ │ │ -maxima.info-2ertFunctions and Variables for Program Flowkurtosis_general_finite_discretemaxima.info-2a.iGeneral Finite Discrete Random Variableegrid2d │ │ │ │ │ -maxima.info-1disPlotting Optionsrandom_general_finite_discretes maxima.info-2,SEGeneral Finite Discrete Random Variablenopacity │ │ │ │ │ -maxima.info-3umbVisualization with VTK │ │ │ │ │ -evundiffmaxima.info-2ionFunctions and Variables for itensortemanmatrixmapfo-1,SEmaxima.info-2 VaFunctions and Variables for Matrices and Linear Algebraiproduct_use_gamma and Vamaxima.info-3impFunctions and Variables for solve_reca.i^ │ │ │ │ │ -maxima.info-1 VaArithmetic operatorssolvlistify │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Setsquad_qagsor │ │ │ │ │ --Qmaxima.info-1t │ │ │ │ │ -Functions and Variables for QUADPACKariais_power_of_two │ │ │ │ │ -maxima.info-1TE │ │ │ │ │ -Functions and Variables for NumbersnsC │ │ │ │ │ -Less than or equalxima.imaxima.info-1ionRelational operatorsPolylogcb │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for drawpdf_noncentral_chi2nd Vamaxima.info-2uncNoncentral Chi-squared Random VariableTErandom_poissonVamaxima.info-2tatPoisson Random Variablensetcheckmaxima.info-2ns Functions and Variables for Debuggingt │ │ │ │ │ -pdf_general_finite_discretend Vamaxima.info-2atrGeneral Finite Discrete Random VariableRsmall_rhombicosidodecahedron_graphables maxima.info-3 │ │ │ │ │ -/PFunctions and Variables for graphso-3 │ │ │ │ │ -,vertex_coloringamaxima.info-3robFunctions and Variables for graphsnctionread_listiables maxima.info-3 │ │ │ │ │ -Functions and Variables for plain-text input and output aliases │ │ │ │ │ -maxima.info-1l │ │ │ │ │ -Functions and Variables for Expressions title │ │ │ │ │ -maxima.info-1ar Plotting Optionsvar_geometrica.imaxima.info-2ticGeometric Random VariablePDIFFERkurtosis_gumbel │ │ │ │ │ -maxima.info-2 VaGumbel Random VariableE │ │ │ │ │ -skewness_exp-QUOmaxima.info-2R │ │ │ │ │ -Exponential Random Variable diagtokens │ │ │ │ │ -maxima.info-3a.iString Processings │ │ │ │ │ --DEunitvectorxima.imaxima.info-2ionFunctions and Variables for Matrices and Linear Algebra │ │ │ │ │ -frame_bracketOVEmaxima.info-2c RFunctions and Variables for ctensor-2,MFintegration_constant_counterdescmaxima.info-1stiFunctions and Variables for Integrationeifc1 │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for itensorionsEdepends │ │ │ │ │ -maxima.info-1UOTFunctions and Variables for Differentiationmenteigcdex │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -,MFunctions and Variables for Number Theoryor augmfourexpandangianmaxima.info-2latFunctions and Variables for Fourier seriesables dispsym │ │ │ │ │ -maxima.info-2onRFunctions and Variables for itensorctionnewtondebugbles maxima.info-3 │ │ │ │ │ -Functions and Variables for mnewtonnd Vaclebsch_graphxprmaxima.info-3ic │ │ │ │ │ -Functions and Variables for graphsables dot1simpmaxima.info-2ctoFunctions and Variables for Matrices and Linear AlgebraOmod_thresholda.imaxima.info-3ionFunctions and Variables for zeilbergerx │ │ │ │ │ -trigvaluefo-2 │ │ │ │ │ -maxima.info-3 VaEvaluation of Trignometric Functionsma.ifast_central_elements Vamaxima.info-2istFunctions and Variables for Affineo-2VE2additivemaxima.info-1es Functions and Variables for SimplificationnctionMAX_ORD │ │ │ │ │ -maxima.info-3ionFunctions and Variables for zeilberger │ │ │ │ │ -maxima.info-2es Functions and Variables for Matrices and Linear Algebra │ │ │ │ │ -maxima.info-2es Functions and Variables for Fourier seriesxima.iuniteigenvectorsmaxima.info-2es Functions and Variables for Matrices and Linear Algebraastd_chi2maxima.info-2VV │ │ │ │ │ -Chi-squared Random Variablectionctaylor │ │ │ │ │ -maxima.info-2lesFunctions and Variables for ctensornd Vaquantile_bernoullisions │ │ │ │ │ -maxima.info-2a.iBernoulli Random Variableies forbackslashaphy │ │ │ │ │ - maxima.info-1i8FIntroduction to Stringstkurtosis_bernoullidividemaxima.info-20XhBernoulli Random Variableaxima.igirth │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for graphs0F[hZhsimp │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Simplificationgebra │ │ │ │ │ -std_laplaceima.imaxima.info-2ionLaplace Random Variablencdf_hypergeometric │ │ │ │ │ -maxima.info-2B │ │ │ │ │ -Hypergeometric Random Variablemblogarc │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -"FRoot Exponential and Logarithmic Functionsr grapis_tree │ │ │ │ │ -maxima.info-3ureFunctions and Variables for graphsables skewness_laplacemaxima.info-2a.iLaplace Random Variableaconvert │ │ │ │ │ -maxima.info-3eriFunctions and Variables for Unitsaxima.irationalmaxima.info-1 VaFunctions and Variables for Properties │ │ │ │ │ -Fcompile_file3Qahmaxima.info-2 VaFunctions and Variables for Function Definition │ │ │ │ │ -ratprintmaxima.info-1es Functions and Variables for Polynomialsiloadprintunctionmaxima.info-1es Functions and Variables for File Input and Outputfo-2 │ │ │ │ │ -maxima.info-1es Functions for numerical solution of differential equationsables ueivectsmaxima.info-2al │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebrahvectorsimpplete1maxima.info-2 │ │ │ │ │ -Functions and Variables for Matrices and Linear Algebratordergreato-2 │ │ │ │ │ -Omaxima.info-1udeFunctions and Variables for Expressions │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Numberslratscheckdivmaxima.info-2 │ │ │ │ │ -,1Functions and Variables for ctensorialsG? │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Command Linepoissimpmaxima.info-2 │ │ │ │ │ -ahFunctions and Variables for Poisson seriesizatiomean_chi2axima.imaxima.info-2ionChi-squared Random Variable │ │ │ │ │ -ratdenommaxima.info-1a.iFunctions and Variables for Polynomialsirembox │ │ │ │ │ -maxima.info-1ut │ │ │ │ │ -zaxis_typexima.imaxima.info-2tio*GETSIGNL-ASKSIGN-OK* │ │ │ │ │ +Functions and Variables for Combinatoricsd Outpuexpt │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Displays │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Simplification │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for descriptive statisticsxima.imaybe │ │ │ │ │ +maxima.info-1eraFunctions and Variables for Factsfo-2} │ │ │ │ │ +show_vertex_sizemaxima.info-3ebuFunctions and Variables for graphso-2 │ │ │ │ │ +test_rank_sumVarmaxima.info-3us │ │ │ │ │ +Functions and Variables for statsiables graph_periphery │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for graphsions │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Visualization with VTKs comp2puimaxima.info-2 │ │ │ │ │ +Functions and Variables for SymmetriesVapui2compmaxima.info-2nviFunctions and Variables for Symmetries │ │ │ │ │ +tlimswitchand Vamaxima.info-1depFunctions and Variables for Limitso-3CKAinverse_jacobi_dsiables maxima.info-1 │ │ │ │ │ +Functions and Variables for Elliptic FunctionsVaCNOT │ │ │ │ │ +maxima.info-3defFunctions and Variables for Quantum_Computing Vaharmonic_to_psipmaxima.info-3s std_laplace-2 │ │ │ │ │ +0maxima.info-2 VaLaplace Random Variable │ │ │ │ │ +cdf_hypergeometricxima.imaxima.info-2ionHypergeometric Random Variable │ │ │ │ │ +maxima.info-1a.iRoot Exponential and Logarithmic FunctionsahXh │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for graphsr pictskewness_laplacemaxima.info-2FK`Laplace Random Variable convert │ │ │ │ │ +maxima.info-3F │ │ │ │ │ +Functions and Variables for Unitsfo-3 │ │ │ │ │ +,1rationalmaxima.info-1es Functions and Variables for Properties.icompile_filetionmaxima.info-2es Functions and Variables for Function Definitionnratprintmaxima.info-1umbFunctions and Variables for Polynomials │ │ │ │ │ +loadprint and Vamaxima.info-1lebFunctions and Variables for File Input and Outputunctionrk │ │ │ │ │ +maxima.info-1rawFunctions for numerical solution of differential equationsr ratpueivectsmaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebracvectorsimpxima.imaxima.info-2 anFunctions and Variables for Matrices and Linear Algebraiordergreatncentrmaxima.info-1t RFunctions and Variables for Expressionsifloat │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Numbersh, │ │ │ │ │ +checkdivmaxima.info-2ionFunctions and Variables for ctensor2 │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Command Linepoissimpmaxima.info-2a.iFunctions and Variables for Poisson series │ │ │ │ │ +mean_chi2fo-3 │ │ │ │ │ +maxima.info-2 VaChi-squared Random Variabled_arrratdenommaxima.info-1 │ │ │ │ │ +Functions and Variables for Polynomialsirembox │ │ │ │ │ +maxima.info-1rt │ │ │ │ │ +zaxis_typeo-3 │ │ │ │ │ +axis_top*GETSIGNL-ASKSIGN-OK* │ │ │ │ │ LIMIT-ASSUMPTIONSinary-gOLD-INTEGER-INFOLIMIT-TOPbuild/r*BEHAVIOR-COUNT-NOW*ima-*INDICATOR/binarTAYLOREDORIGVAL │ │ │ │ │ binary-gcl/suprv1.o │ │ │ │ │ DISPLAY_ALLv │ │ │ │ │ $POISLIM$STRDISP$RATVARSWITCH │ │ │ │ │ *CURRENT-LINE-INFO* │ │ │ │ │ Total time = │ │ │ │ │ *AUTOLOADED-FILES* │ │ │ │ │ @@ -41916,134 +41751,106 @@ │ │ │ │ │ pYPFJ`"F │ │ │ │ │ l9BFYFPFl` │ │ │ │ │ e[hc`.`Q` │ │ │ │ │ @U.Fnh5F │ │ │ │ │ The GO tag ~s is not established. │ │ │ │ │ The GO tag ~s is missing. │ │ │ │ │ The tag ~s is undefined. │ │ │ │ │ -maxima.info-2uesNegative Binomial Random Variableiables simpsum │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Sums and Productsl-ibenefit_costion)maxima.info-3 │ │ │ │ │ -Functions and Variables for finance │ │ │ │ │ -cdf_bernoullia.imaxima.info-2ionBernoulli Random Variablers │ │ │ │ │ -plot_formatphCOMmaxima.info-1 │ │ │ │ │ -* Plotting Optionsdeclare_fundamental_unitsm │ │ │ │ │ -maxima.info-3EYWFunctions and Variables for ezunitstive openw │ │ │ │ │ -maxima.info-3m_bString Input and OutputUmycielski_graphimaxima.info-3lotFunctions and Variables for graphsables untellratstical maxima.info-1coxFunctions and Variables for Polynomialsavertex_out_degreesE │ │ │ │ │ -(elimaxima.info-3entFunctions and Variables for graphsables items_inferenceomaxima.info-3ionFunctions and Variables for inference_resultdescremrule │ │ │ │ │ -maxima.info-2y oFunctions and Variables for Rules and Patternsanzn_primroot_pretest-1/MAmaxima.info-2 VaFunctions and Variables for Number Theoryfo-1MPLpicturepmaxima.info-3es Functions and Variables for pictures1 │ │ │ │ │ -,gaussprob and Vamaxima.info-3iffPackage functsiosolveexplicit │ │ │ │ │ -maxima.info-1REEFunctions and Variables for EquationslsLlogarc <1>xima.imaxima.info-1ionRoot Exponential and Logarithmic Functions_real_show_id │ │ │ │ │ -maxima.info-3 │ │ │ │ │ --Functions and Variables for graphsourierplogP │ │ │ │ │ -maxima.info-1ateRoot Exponential and Logarithmic Functionsr Expractivecontexts │ │ │ │ │ -maxima.info-1SETFunctions and Variables for Factsaxima.iratlinelennctionmaxima.info-3TE │ │ │ │ │ -Gentran Option Variablesradcan │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for Simplificationxima.issubstfirstctionmaxima.info-3es String Processingfactorsentier │ │ │ │ │ -maxima.info-1ionFunctions for NumbersumbinrtP │ │ │ │ │ -maxima.info-2_reFunctions and Variables for Number Theoryiables charlistmaxima.info-3 │ │ │ │ │ -String Processingunction< │ │ │ │ │ -maxima.info-1istRelational operatorscubo* │ │ │ │ │ -maxima.info-1a.iArithmetic operatorsd Vadraw3d │ │ │ │ │ -maxima.info-2entFunctions and Variables for draw%enumer │ │ │ │ │ -maxima.info-1es Root Exponential and Logarithmic Functionso-2VV │ │ │ │ │ -maxima.info-1ablFunctions and Variables for Equationss aget_lu_factorsormaxima.info-3 │ │ │ │ │ -/Functions and Variables for linearalgebraRandom atomgradmaxima.info-1croFunctions and Variables for Differentiation RulegentranparsersQUmaxima.info-3duaGentran Option Variablesget_output_stream_stringmaxima.info-3ATEString Input and OutputSlogabs │ │ │ │ │ -maxima.info-1ns,Root Exponential and Logarithmic Functionsables maxpsifracdenom-maxima.info-1 │ │ │ │ │ --Gamma and Factorial Functions Varesultantor ctenmaxima.info-1tegFunctions and Variables for Polynomialseuser_preamblegs │ │ │ │ │ -maxima.info-2(l │ │ │ │ │ -Functions and Variables for drawbfpsi │ │ │ │ │ -maxima.info-1a.iGamma and Factorial Functions │ │ │ │ │ -maxima.info-1m │ │ │ │ │ - Plotting OptionsniceindicesUnifomaxima.info-2iabFunctions and Variables for Serieso-1 │ │ │ │ │ -gcfactormaxima.info-1es Functions and Variables for Polynomials#maxapplyheightVamaxima.info-2tenFunctions and Variables for Rules and PatternsVabit_onepmaxima.info-2F │ │ │ │ │ -Functions and Variables for bitwisectionx_voxel │ │ │ │ │ -maxima.info-2rapFunctions and Variables for drawlinsolve_paramsnmaxima.info-1es Functions and Variables for Equations │ │ │ │ │ -maxima.info-2es Macros │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Symmetriesrnreturn │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -@RFunctions and Variables for Program Flowcollectterms;F │ │ │ │ │ -maxima.info-32 │ │ │ │ │ -Package facexp │ │ │ │ │ -random_pareto Vamaxima.info-2ymmPareto Random Variable.ireduce_constsl Fmaxima.info-3undPackage rduconypwritefilefo-2 │ │ │ │ │ -maxima.info-1 VaFunctions and Variables for File Input and Outputaxima.iunit_in_last_plaseand Vamaxima.info-1rthFunctions and Variables for Numbers_rulefunpP │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Fourier serieserns │ │ │ │ │ -quantile_discrete_uniformfo-2 │ │ │ │ │ -Cmaxima.info-2 VaDiscrete Uniform Random VariableEqual (syntactic equality)@P │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Operators for EquationsrarraysetapplyB? │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -xFunctions and Variables for Arrays@O │ │ │ │ │ -realrootsh │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Equations │ │ │ │ │ -Ijulia_sinaxima.imaxima.info-3ionDefinitions for complex fractalsstrim │ │ │ │ │ -maxima.info-30 │ │ │ │ │ -FString Processingiables dlsode_initts │ │ │ │ │ -maxima.info-3e │ │ │ │ │ -Functions and Variables for odepackbles matchfixmaxima.info-1F;FUser defined operatorsbeletrulesmaxima.info-2 │ │ │ │ │ -Functions and Variables for Rules and Patterns │ │ │ │ │ -infinitymaxima.info-1ducFunctions and Variables for Constantsa.ibuild_samplealizmaxima.info-2K │ │ │ │ │ -Functions and Variables for data manipulation nugeo_amortizationmaxima.info-3 │ │ │ │ │ -Functions and Variables for financetionsInput terminator (without display)and Vamaxima.info-1uncFunctions and Variables for Command Linecolor_barunctionmaxima.info-1es Plotting Optionsconstantplgebra │ │ │ │ │ -maxima.info-1ingFunctions and Variables for PropertiesVaelementpmaxima.info-2 │ │ │ │ │ -Functions and Variables for Sets%rnum_listables maxima.info-1 │ │ │ │ │ -Functions and Variables for Equations │ │ │ │ │ -sierpinskimap Vamaxima.info-3robDefinitions for Peano mapsxima.izn_characteristic_factorsaxima.imaxima.info-2ionFunctions and Variables for Number Theoryaxima.izn_log │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Number Theoryaxima.i~ │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for itensorima.iploteq │ │ │ │ │ -maxima.info-1 VaFunctions for numerical solution of differential equationsand Vapwilt │ │ │ │ │ -maxima.info-1olvFunctions and Variables for Integration │ │ │ │ │ -maxima.info-2ionFunctions and Variables for itensoromatiremvaluemaxima.info-2 │ │ │ │ │ -LFunctions and Variables for Miscellaneous Optionst │ │ │ │ │ -quantile_laplacemaxima.info-2 VaLaplace Random Variable │ │ │ │ │ -clear_vertex_labelo-1 │ │ │ │ │ -Fmaxima.info-3 VaFunctions and Variables for graphsl │ │ │ │ │ -julia_setfo-2 │ │ │ │ │ -cmaxima.info-3 VaDefinitions for complex fractalssec │ │ │ │ │ -maxima.info-1es Trigonometric and Hyperbolic Functions │ │ │ │ │ -zn_factor_generatorsaresmaxima.info-2a.iFunctions and Variables for Number Theoryres │ │ │ │ │ -gentranshutima.imaxima.info-3ionFunctions for Gentranrawlet │ │ │ │ │ -maxima.info-2) │ │ │ │ │ -Functions and Variables for Rules and Patternsnilinenum │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Command Lineelapsed_real_timeaxima.imaxima.info-2ionFunctions and Variables for Runtime Environmenttbffac │ │ │ │ │ -maxima.info-1rmaGamma and Factorial Functionsn │ │ │ │ │ -scale_lpmaxima.info-3ionFunctions and Variables for simpleximizeshow_edgesxima.imaxima.info-3ionFunctions and Variables for graphsmtran │ │ │ │ │ -skewness_chi2 │ │ │ │ │ -maxima.info-2 VaChi-squared Random Variablenear cdf_binomialsformaxima.info-2a.iBinomial Random Variablelogconcoeffpdatamaxima.info-1f │ │ │ │ │ -Root Exponential and Logarithmic Functionsand Vashow_edge_typespmaxima.info-3 │ │ │ │ │ -Functions and Variables for graphsy │ │ │ │ │ -changenameo-2 │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for itensor-1 │ │ │ │ │ -wgrid_graphand Vamaxima.info-3ug Functions and Variables for graphsxima.icontext │ │ │ │ │ -maxima.info-1eraFunctions and Variables for Factsfo-1 │ │ │ │ │ -maxima.info-1es Functions and Variables for Constantsa.idkummer_uamma Ramaxima.info-2 │ │ │ │ │ -Functions and Variables for contrib_odensinnpiflagables maxima.info-2IntFunctions and Variables for Fourier seriesnctionwc_inputvalueranges Propmaxima.info-3essFunctions and Variables for wrstcsecentrylabel_secondarymaxima.info-2e │ │ │ │ │ -Functions and Variables for drawchromatic_indexsmaxima.info-3 │ │ │ │ │ -Functions and Variables for graphsables perm_parityies │ │ │ │ │ -maxima.info-2s │ │ │ │ │ -Functions and Variables for Combinatoricsor alt-read_binary_array_sum_tomaxima.info-3a.iFunctions and Variables for binary input and outputt_conytics_secondaryimaxima.info-2ionFunctions and Variables for drawpolynomialpd │ │ │ │ │ -maxima.info-1 │ │ │ │ │ +random_negative_binomialNegative Binomial Random Variableor wrstsimpsum │ │ │ │ │ +maxima.info-2infFunctions and Variables for Sums and Productsprobenefit_costma.imaxima.info-3ionFunctions and Variables for financeervalcdf_bernoulli │ │ │ │ │ +maxima.info-2 VaBernoulli Random Variableycle_diplot_formatima.imaxima.info-1ionPlotting Optionsdeclare_fundamental_unitsaxima.imaxima.info-3ionFunctions and Variables for ezunitstistiopenw │ │ │ │ │ +maxima.info-3PL String Input and Outputnmycielski_graphVmaxima.info-3a.iFunctions and Variables for graphsr statuntellratraphsOTmaxima.info-1ETTFunctions and Variables for Polynomials vertex_out_degreeerminalmaxima.info-3a.iFunctions and Variables for graphsr grapitems_inferencedmaxima.info-3a.iFunctions and Variables for inference_resultive remrule │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Rules and PatternsVVzn_primroot_pretestctionmaxima.info-2es Functions and Variables for Number Theoryunctionpicturepmaxima.info-3olyFunctions and Variables for picturestiongaussprobiables maxima.info-3ialPackage functs │ │ │ │ │ +solveexplicita.imaxima.info-1ionFunctions and Variables for Equations │ │ │ │ │ +logarc <1>o-1 /Cmaxima.info-1 VaRoot Exponential and Logarithmic Functionst/MLISshow_id │ │ │ │ │ +maxima.info-3ionFunctions and Variables for graphsransfoplogP │ │ │ │ │ +maxima.info-1a.iRoot Exponential and Logarithmic FunctionssionsVactivecontexts.imaxima.info-1ge Functions and Variables for Factsfo-3T-Iratlinelenfor Gemaxima.info-3denGentran Option Variablesradcan │ │ │ │ │ +maxima.info-1es Functions and Variables for Simplificationo-2L │ │ │ │ │ +ssubstfirstnd Vamaxima.info-3tenString Processingaxima.ientier │ │ │ │ │ +maxima.info-1 VaFunctions for NumberseorinrtP │ │ │ │ │ +maxima.info-2TIOFunctions and Variables for Number Theoryor solvcharlistmaxima.info-3a.iString Processing and Va< │ │ │ │ │ +maxima.info-1NATRelational operatorsedro* │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Arithmetic operatorsles draw3d │ │ │ │ │ +maxima.info-2iewFunctions and Variables for draw%enumer │ │ │ │ │ +maxima.info-1lotRoot Exponential and Logarithmic Functionsometri%rnum │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Equationsiliget_lu_factorsogmaxima.info-3aylFunctions and Variables for linearalgebraariableatomgradmaxima.info-1a.iFunctions and Variables for Differentiationnd Pagentranparserresmaxima.info-3 │ │ │ │ │ +Gentran Option Variablesget_output_stream_stringmaxima.info-3 │ │ │ │ │ +String Input and Outputtlogabs │ │ │ │ │ +maxima.info-1eckRoot Exponential and Logarithmic Functionsr Debumaxpsifracdenomomaxima.info-1a.iGamma and Factorial Functionses resultantorTE │ │ │ │ │ + /maxima.info-1i │ │ │ │ │ Functions and Variables for Polynomials │ │ │ │ │ -quantile_noncentral_student_trawmaxima.info-2a.iNoncentral Student's t Random VariableilsphericaletaP │ │ │ │ │ -maxima.info-2st │ │ │ │ │ -Functions and Variables for drawinverse_jacobi_nsatrixp maxima.info-1a.iFunctions and Variables for Elliptic Functionsbrinverse_jacobi_snrixp │ │ │ │ │ -maxima.info-1e │ │ │ │ │ -;Functions and Variables for Elliptic Functionsr wc_mintypmax2tolmaxima.info-3 │ │ │ │ │ -Functions and Variables for wrstcseions │ │ │ │ │ -zeromatrixp │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -@Functions and Variables for linearalgebralynomiacflengthmaxima.info-2 │ │ │ │ │ -Functions and Variables for Number Theoryor grapendthetamaxima.info-3 │ │ │ │ │ -Visualization with VTKonoppropertiesles maxima.info-1 │ │ │ │ │ -Functions and Variables for Simplificationxima.ilminP │ │ │ │ │ -maxima.info-1onsFunctions for Numbers │ │ │ │ │ -apply_cycles1 │ │ │ │ │ -ttmaxima.info-2P │ │ │ │ │ +user_preamblea.imaxima.info-2ns Functions and Variables for drawbfpsi │ │ │ │ │ +maxima.info-1G │ │ │ │ │ +Gamma and Factorial Functionsontytics │ │ │ │ │ +maxima.info-1a.iPlotting OptionsniceindicesRandomaxima.info-2_8 │ │ │ │ │ +Functions and Variables for Seriesnctiongcfactormaxima.info-1UADFunctions and Variables for Polynomialsnmaxapplyheights maxima.info-20 │ │ │ │ │ +Functions and Variables for Rules and Patternss bit_onepmaxima.info-2typFunctions and Variables for bitwisend Vax_voxel │ │ │ │ │ +maxima.info-2h │ │ │ │ │ +hFunctions and Variables for drawlinsolve_paramsamaxima.info-1ombFunctions and Variables for Equationsionmacros │ │ │ │ │ +maxima.info-2rawMacros │ │ │ │ │ +maxima.info-2F │ │ │ │ │ +Functions and Variables for Symmetries │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Program Flowcollecttermsdiremaxima.info-3a.iPackage facexponrandom_paretoes maxima.info-2s │ │ │ │ │ +Pareto Random Variable │ │ │ │ │ +Freduce_constsonsmaxima.info-3tioPackage rducon.iwritefileunctionmaxima.info-1es Functions and Variables for File Input and Outputfo-3 │ │ │ │ │ +unit_in_last_plaseables maxima.info-1l pFunctions and Variables for NumbersckagefunpP │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Fourier seriesmxmxopquantile_discrete_uniformunctionmaxima.info-2es Discrete Uniform Random VariableEqual (syntactic equality)xima.imaxima.info-1 FuOperators for Equationsoarraysetapplya.imaxima.info-1ionFunctions and Variables for Arraysighborrealrootsaxima.imaxima.info-1ionFunctions and Variables for Equationsid │ │ │ │ │ +julia_sinfo-20!jmaxima.info-3 VaDefinitions for complex fractalsstrim │ │ │ │ │ +maxima.info-3ionString Processingor Consdlsode_initiangumaxima.info-3a.iFunctions and Variables for odepack linematchfixmaxima.info-1ll_User defined operators │ │ │ │ │ +"letrulesmaxima.info-2ionFunctions and Variables for Rules and Patterns.iinfinitymaxima.info-1to Functions and Variables for Constants │ │ │ │ │ +build_samplen wimaxima.info-2nd_Functions and Variables for data manipulational geo_amortizationmaxima.info-3l │ │ │ │ │ +Functions and Variables for financely │ │ │ │ │ +Input terminator (without display)ables maxima.info-1DefFunctions and Variables for Command Linecolor_bar and Vamaxima.info-1atrPlotting Optionsconstantppring_emaxima.info-1h │ │ │ │ │ +gentranshut-2 │ │ │ │ │ +maxima.info-3 VaFunctions for Gentrane │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Rules and Patterns │ │ │ │ │ +maxima.info-1ionFunctions and Variables for Command Lineelapsed_real_timefo-3 │ │ │ │ │ +emaxima.info-2 VaFunctions and Variables for Runtime Environmentibffac │ │ │ │ │ +maxima.info-1domGamma and Factorial Functionsa.iscale_lpmaxima.info-3 VaFunctions and Variables for simplex │ │ │ │ │ + show_edgeso-3 │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for graphsxima.iskewness_chi2ionmaxima.info-2es Chi-squared Random Variableebra │ │ │ │ │ +cdf_binomialmplemaxima.info-2 │ │ │ │ │ +-Binomial Random Variablelogconcoeffpipulmaxima.info-1ispRoot Exponential and Logarithmic Functionsables show_edge_type │ │ │ │ │ +maxima.info-3a.iFunctions and Variables for graphsxima.ichangenamenctionmaxima.info-2es Functions and Variables for itensorctiongrid_graphables maxima.info-3tioFunctions and Variables for graphso-1 │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Factsunctione │ │ │ │ │ +maxima.info-1valFunctions and Variables for Constants │ │ │ │ │ + dkummer_udom Varmaxima.info-2on_Functions and Variables for contrib_odeasinnpiflagr Ellimaxima.info-2s │ │ │ │ │ +Functions and Variables for Fourier seriesand Vawc_inputvaluerangesies │ │ │ │ │ +maxima.info-3entFunctions and Variables for wrstcseChi-sylabel_secondarymaxima.info-2n │ │ │ │ │ +Functions and Variables for drawchromatic_indeximaxima.info-3a.iFunctions and Variables for graphsr Propperm_parityet_dimaxima.info-2a.iFunctions and Variables for Combinatoricsisplay │ │ │ │ │ +read_binary_arrayintegermaxima.info-3 │ │ │ │ │ +Functions and Variables for binary input and outputsion │ │ │ │ │ +ytics_secondary$maxima.info-2 VaFunctions and Variables for drawpolynomialpima.imaxima.info-1ot Functions and Variables for Polynomialsnquantile_noncentral_student_tr │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Noncentral Student's t Random Variable │ │ │ │ │ +/sphericalaxima.imaxima.info-2ionFunctions and Variables for drawinverse_jacobi_ns1> │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Elliptic Functionspainverse_jacobi_snaxima.imaxima.info-1ionFunctions and Variables for Elliptic Functionsa │ │ │ │ │ +wc_mintypmax2tolmaxima.info-3ionFunctions and Variables for wrstcsehhammzeromatrixpima.imaxima.info-3ionFunctions and Variables for linearalgebras │ │ │ │ │ +cflengthmaxima.info-2a.iFunctions and Variables for Number Theoryst │ │ │ │ │ +endthetamaxima.info-3a.iVisualization with VTKVaoppropertiesdrawmaxima.info-1a.iFunctions and Variables for Simplificationo-1 │ │ │ │ │ +maxima.info-1seaFunctions for Numbersa.iapply_cycles_chamaxima.info-2m │ │ │ │ │ Determine if ARGS consists of numerical values by determining if │ │ │ │ │ the real and imaginary parts of each arg are nuemrical (including │ │ │ │ │ bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ │ a floating-point value or if numer is true. If the result is │ │ │ │ │ non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P.gamma_incomplete: gamma_incomplete(~:M,~:M) is undefined. │ │ │ │ │ *DEBUG-GAMMA* │ │ │ │ │ ~&SIMP-GAMMA-INCOMPLETE in float-numerical-eval-p~% │ │ │ │ │ @@ -42215,69 +42022,106 @@ │ │ │ │ │ The tag ~s is undefined. │ │ │ │ │ ,4jnr`>` │ │ │ │ │ ,4*or`>` │ │ │ │ │ h{`"`7`X │ │ │ │ │ h[h!`S`/` │ │ │ │ │ ` │ │ │ │ │ xqS`SFBF │ │ │ │ │ -ratsimp <1>essinmaxima.info-1iflFunctions and Variables for Polynomialsabuildq? │ │ │ │ │ -maxima.info-2eriMacros? │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Function Definitionipiechartmaxima.info-2 VaFunctions and Variables for statistical graphss"trigsignmaxima.info-1es Options Controlling Simplificationxima.icovect? │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebra-bit_lengtho-2)) │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for bitwise-2Refpoly_s_polynomialiables maxima.info-3 │ │ │ │ │ -Functions and Variables for grobnerbles rearray │ │ │ │ │ -maxima.info-1icaFunctions and Variables for Arraysnctioncycle_graphbles maxima.info-3l pFunctions and Variables for graphsxima.iaddcol? │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebralstd_logisticd Vamaxima.info-2rapLogistic Random Variablepoly_exptfo-1t" maxima.info-3 VaFunctions and Variables for grobnertg" .minimalPoly-3o-3maxima.info-2 VaFunctions and Variables for diagconstituentima.imaxima.info-3ionCharactersables concan? │ │ │ │ │ -maxima.info-2artFunctions and Variables for itensorex Nurandom_hypergeometrica.imaxima.info-2ionHypergeometric Random Variableamvar1 │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for descriptive statisticsxima.i::= │ │ │ │ │ -maxima.info-1m VAssignment operatorsors"= │ │ │ │ │ -maxima.info-1ionOperators for Equationspprogram │ │ │ │ │ -maxima.info-3te_Functions and Variables for graphsand Vaaugmented_lagrangian_methodnd Remaxima.info-2ck5Functions and Variables for augmented_lagrangiandeclare_translatedK5rs smaxima.info-2a.iFunctions and Variables for Function Definitionaprint_graphrs596maxima.info-3"FuFunctions and Variables for graphssions(symbolp │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Expressionssimetric │ │ │ │ │ -maxima.info-23" Functions and Variables for itensorles fnumfactorfo-3 ("maxima.info-1pytGamma and Factorial FunctionsVarodd │ │ │ │ │ -maxima.info-1es Functions and Variables for Properties.imakebox │ │ │ │ │ -maxima.info-2VarFunctions and Variables for itensor-2("Fpop │ │ │ │ │ -maxima.info-1riaFunctions and Variables for Listsunctionztics_axisables maxima.info-2ialFunctions and Variables for drawbf_find_root <1>maxima.info-1 VaFunctions for numerical solution of equationsa.icollapsemaxima.info-1 VaFunctions and Variables for Expressions8dodecahedron_graphnctionmaxima.info-3al Functions and Variables for graphs8523 6poly_ideal_saturationionmaxima.info-3es Functions and Variables for grobnerima.iicountermaxima.info-2 VaFunctions and Variables for itensorima.iceiling │ │ │ │ │ -maxima.info-1 VaFunctions for Numbersloworderlessder_coemaxima.info-1axiFunctions and Variables for Expressions base64? │ │ │ │ │ -maxima.info-3ap │ │ │ │ │ -Octets and Utilities for Cryptographysnoexpintegral_li? │ │ │ │ │ -maxima.info-1761Exponential Integralsiongcdividemaxima.info-3 57Package functsVaintegerpmaxima.info-1andFunctions and Variables for Numbersers) │ │ │ │ │ -transposeaxima.imaxima.info-2geoFunctions and Variables for Matrices and Linear Algebraaweyl <1>maxima.info-2eriFunctions and Variables for ctensorctionfloat_epsiables maxima.info-1973Functions and Variables for Numbersnd Vahamilton_pathiffmaxima.info-3tioFunctions and Variables for graphso-2uctnegative_picturemaxima.info-3atrFunctions and Variables for picturesductpoislim │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Poisson seriescobi_ndimensions_as_listo-1-1"maxima.info-3 VaFunctions and Variables for ezunitsipticgeo_annuity_fv.imaxima.info-3ionFunctions and Variables for financeals Idivsum? │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for Number Theoryonsionsracah_v │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for clebsch_gordanan_parxaxis_secondaryimaxima.info-2o RFunctions and Variables for drawratp_lopowo-2a.imaxima.info-3 VaFunctions and Variables for ratpowxima.iinfeval │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -("Functions and Variables for EvaluationVabeta_incompleteemaxima.info-1onsGamma and Factorial Functionsionvar_noncentral_student_tmaxima.info-2sisNoncentral Student's t Random Variablendwheel_graph4952 maxima.info-3a.iFunctions and Variables for graphsr Limifullratsimp_noncmaxima.info-1t_tFunctions and Variables for PolynomialsRifc2 │ │ │ │ │ -maxima.info-2ticFunctions and Variables for itensornd Vagnuplot_script_filec Intmaxima.info-1ivaGnuplot Optionsipoly_minimization and Vamaxima.info-3actFunctions and Variables for grobnerctionread_arrayables maxima.info-3("mFunctions and Variables for plain-text input and output rempart │ │ │ │ │ -maxima.info-3ntfPackage functs0)cgeodesicfo-2ionmaxima.info-2 VaFunctions and Variables for ctensorebraiinduced_subgraphmaxima.info-3 anFunctions and Variables for graphsploticyx_ratiomaxima.info-1ot_Plotting Optionsdotconstrulesctimaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebra macroexpand1nsiomaxima.info-2a.iMacros? │ │ │ │ │ -maxima.info-1es Functions and Variables for Evaluation32taylor_truncate_polynomialsChi-smaxima.info-2 VaFunctions and Variables for Serieso-3o abernstein_polywimaxima.info-2at │ │ │ │ │ -Functions and Variables for Bernsteines check_overlapss(maxima.info-2r" Functions and Variables for Affineables rreduce │ │ │ │ │ -maxima.info-1nt8Functions and Variables for Listsunctionadd_edgemaxima.info-3lotFunctions and Variables for graphsnctionsymmetricpables maxima.info-2ebrFunctions and Variables for ctensor-2700cfdisrepmaxima.info-2lenFunctions and Variables for Number Theory and Vazheev │ │ │ │ │ -maxima.info-3tenFunctions and Variables for lapacknctionregion_boundaries_plusprmaxima.info-3ap │ │ │ │ │ -Functions and Variables for worldmaples line_widthalgebrmaxima.info-2nteFunctions and Variables for drawnary │ │ │ │ │ -maxima.info-1rstFunctions and Variables for Simplificationckage integer_decode_floatma.imaxima.info-1ionFunctions and Variables for Numbersima.isolvefactorstionmaxima.info-1es Functions and Variables for Equations34)cont2part and Vamaxima.info-2etsFunctions and Variables for Symmetriesonpart2conterical maxima.info-2quaFunctions and Variables for Symmetries.ivertex_coloring <1>nd Vamaxima.info-3o_pFunctions and Variables for graphso-33" hilbert_matrixgnmaxima.info-3ionFunctions and Variables for linearalgebra and VaAdditionmaxima.info-1eorArithmetic operatorsma.imost_negative_floaton wimaxima.info-1m? │ │ │ │ │ -Functions and Variables for Constantses cdf_paretoe Envimaxima.info-2dwrPareto Random Variableiobashindicesnd Vamaxima.info-2impFunctions and Variables for Sums and Products. (md5sum? │ │ │ │ │ -maxima.info-3es Octets and Utilities for Cryptography"mabinlist │ │ │ │ │ -maxima.info-3es Functions and Variables for Quantum_Computinga.ibode_phaseyleighmaxima.info-2bleFunctions and Variables for bodeinvert_by_adjointor Diffmaxima.info-2tioFunctions and Variables for Matrices and Linear Algebraaquartile_skewnesszimuth maxima.info-2a.iFunctions and Variables for descriptive statisticsxima.iexponentializeonmaxima.info-1es Functions and Variables for Simplificationnctioncartan? │ │ │ │ │ -maxima.info-1rawFunctions and Variables for Differentiationbles center? │ │ │ │ │ -maxima.info-3od │ │ │ │ │ -Visualization with VTKontr_warn_fexpres maxima.info-2lsiFunctions and Variables for Function Definition lsquares_estimates_approximate.imaxima.info-3citFunctions and Variables for lsquares 246warningsmaxima.info-3a.iFunctions and Variables for zeilbergerogzeroa │ │ │ │ │ -maxima.info-1pliFunctions and Variables for Constantses get_vertex_labelmaxima.info-3a.iFunctions and Variables for graphsitebytgfactor │ │ │ │ │ -maxima.info-1axiFunctions and Variables for Polynomialsidscalar │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensort_priplot_realparta.imaxima.info-1ionPlotting Optionslu_factorr Theormaxima.info-3ognFunctions and Variables for linearalgebraVariablpoint_type <1>ermaxima.info-2a.iFunctions and Variables for drawtcl_outputo-1)) │ │ │ │ │ -maxima.info-2opeFunctions and Variables for Miscellaneous Options and Varange │ │ │ │ │ -maxima.info-2IntFunctions and Variables for descriptive statisticsvi_civrandom_lognormalmaxima.info-2ionLognormal Random Variableor.infoperm_cyclesima.imaxima.info-2ionFunctions and Variables for Combinatoricsh_progrcoefmatrixxima.imaxima.info-2ionFunctions and Variables for Matrices and Linear Algebrairemove_edgectionmaxima.info-3es Functions and Variables for graphsxima.izlange? │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for lapackxima.ipui │ │ │ │ │ -maxima.info-2onsFunctions and Variables for SymmetriesVaifri │ │ │ │ │ -maxima.info-2eriFunctions and Variables for itensorr defrandom_negative_binomial │ │ │ │ │ +Functions and Variables for EquationsximFunctions and Variables for Polynomials buildq? │ │ │ │ │ +maxima.info-2814Macros? │ │ │ │ │ +maxima.info-2 ("Functions and Variables for Function Definitionepiechartmaxima.info-2es Functions and Variables for statistical graphsontrigsignmaxima.info-1tenOptions Controlling Simplificationo-2-1"covect? │ │ │ │ │ +maxima.info-2es Functions and Variables for Matrices and Linear Algebraibit_lengthnctionmaxima.info-2es Functions and Variables for bitwisectionpoly_s_polynomialor drawmaxima.info-3a.iFunctions and Variables for grobner Progrearray │ │ │ │ │ +maxima.info-1kelFunctions and Variables for Arraysand Vacycle_graph orthmaxima.info-3miaFunctions and Variables for graphso-1o-1addcol? │ │ │ │ │ +maxima.info-2es Functions and Variables for Matrices and Linear Algebranstd_logisticles maxima.info-2 37Logistic Random Variablepoly_exptunctionmaxima.info-3es Functions and Variables for grobnerima.iminimalPolyctionmaxima.info-2es Functions and Variables for diagconstituent-3resmaxima.info-3 VaCharactersr grapconcan? │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for itensorrs carandom_hypergeometric. (maxima.info-2 VaHypergeometric Random Variablemmvar1 │ │ │ │ │ +maxima.info-23" Functions and Variables for descriptive statisticso-2o-1::= │ │ │ │ │ +maxima.info-1leeAssignment operatorsma.i= │ │ │ │ │ +maxima.info-1 VaOperators for Equations program │ │ │ │ │ +maxima.info-33" Functions and Variables for graphsables augmented_lagrangian_methodtinglmaxima.info-2_ffFunctions and Variables for augmented_lagrangiandeclare_translatedrget? │ │ │ │ │ +maxima.info-2onsFunctions and Variables for Function Definitionsprint_graphima.imaxima.info-3ionFunctions and Variables for graphson_delsymbolp │ │ │ │ │ +maxima.info-1("FFunctions and Variables for Expressions │ │ │ │ │ +maxima.info-2g PFunctions and Variables for itensorima.inumfactorunctionmaxima.info-1ateGamma and Factorial Functionsionodd │ │ │ │ │ +maxima.info-1istFunctions and Variables for Propertiesd makebox │ │ │ │ │ +maxima.info-2 . Functions and Variables for itensordent'pop │ │ │ │ │ +maxima.info-1 . Functions and Variables for Lists and Vaztics_axisr Diffmaxima.info-2tioFunctions and Variables for drawbf_find_root <1>maxima.info-1es Functions for numerical solution of equationsn ocollapsemaxima.info-1es Functions and Variables for Expressionsidodecahedron_graphfor numaxima.info-3ionFunctions and Variables for graphsxima.ipoly_ideal_saturation Vamaxima.info-3xprFunctions and Variables for grobner-1ialicountermaxima.info-2es Functions and Variables for itensor-2cticeiling │ │ │ │ │ +maxima.info-1es Functions for Numbersr_oorderlessficientmaxima.info-1a.iFunctions and Variables for Expressionsibase64? │ │ │ │ │ +maxima.info-3a.iOctets and Utilities for Cryptographyes.expintegral_li.imaxima.info-1domExponential Integrals │ │ │ │ │ +gcdividemaxima.info-3ionPackage functss integerpmaxima.info-1ateFunctions and Variables for Numbers │ │ │ │ │ +transposefo-1of maxima.info-2c FFunctions and Variables for Matrices and Linear Algebra weyl <1>maxima.info-2axiFunctions and Variables for ctensornd Vafloat_epsor Listmaxima.info-1 │ │ │ │ │ +Functions and Variables for Numbersbles hamilton_pathialmaxima.info-3ma.Functions and Variables for graphsnctionnegative_picturemaxima.info-3andFunctions and Variables for picturesma.ipoislim │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Poisson seriesne" . dimensions_as_listnctionmaxima.info-3es Functions and Variables for ezunitsaximageo_annuity_fv7 maxima.info-3 VaFunctions and Variables for financetonepdivsum? │ │ │ │ │ +maxima.info-2800Functions and Variables for Number Theoryet_partracah_v │ │ │ │ │ +maxima.info-2472Functions and Variables for clebsch_gordanoxima.xaxis_secondary3maxima.info-2 VaFunctions and Variables for drawratp_lopownctionmaxima.info-3es Functions and Variables for ratpowo-3-3"infeval │ │ │ │ │ +maxima.info-1rm │ │ │ │ │ +Functions and Variables for Evaluations beta_incompletexmaxima.info-1 │ │ │ │ │ +Gamma and Factorial Functions Vavar_noncentral_student_tmaxima.info-2on Noncentral Student's t Random Variableiawheel_graphit │ │ │ │ │ +maxima.info-3o MFunctions and Variables for graphsnfo-2"fullratsimpral_smaxima.info-1a.iFunctions and Variables for Polynomialsaifc2 │ │ │ │ │ +maxima.info-2lotFunctions and Variables for itensorbles gnuplot_script_filealsommaxima.info-1imaGnuplot Options poly_minimizationiables maxima.info-3" .Functions and Variables for grobnernd Varead_arrayr Dispmaxima.info-3ed_Functions and Variables for plain-text input and outputtrempart │ │ │ │ │ +maxima.info-3scsPackage functs.icgeodesicunctionmaxima.info-2es Functions and Variables for ctensorsi0? │ │ │ │ │ +induced_subgraphmaxima.info-3torFunctions and Variables for graphsxima.iyx_ratiomaxima.info-1 FoPlotting Optionsdotconstrulesciamaxima.info-2. (Functions and Variables for Matrices and Linear AlgebraPmacroexpand11>"mmaxima.info-2 54Macros? │ │ │ │ │ +maxima.info-1zunFunctions and Variables for Evaluation.itaylor_truncate_polynomialsred Rmaxima.info-2e 6Functions and Variables for Seriessualizbernstein_poly (maxima.info-2a.iFunctions and Variables for Bernsteinolycheck_overlaps_umaxima.info-2a.iFunctions and Variables for Affiner Runtrreduce │ │ │ │ │ +maxima.info-1optFunctions and Variables for Lists and Vaadd_edgemaxima.info-3"InFunctions and Variables for graphsand Vasymmetricpr linemaxima.info-2 toFunctions and Variables for ctensorbull cfdisrepmaxima.info-2rinFunctions and Variables for Number Theoryiables zheev │ │ │ │ │ +maxima.info-3parFunctions and Variables for lapackand Varegion_boundaries_pluss(maxima.info-3a.iFunctions and Variables for worldmaplineline_widtha.infomaxima.info-268)Functions and Variables for drawnary │ │ │ │ │ +maxima.info-1250Functions and Variables for Simplificationncts" integer_decode_float2uctmaxima.info-1 VaFunctions and Variables for Numbers-2rodsolvefactorsd Vamaxima.info-1eriFunctions and Variables for Equationsioncont2partiables maxima.info-2rooFunctions and Variables for Symmetriesnupart2contolutionmaxima.info-2701Functions and Variables for Symmetriesmavertex_coloring <1>bles maxima.info-3olvFunctions and Variables for graphsnvert hilbert_matrixc maxima.info-3ck"Functions and Variables for linearalgebraiables Additionmaxima.info-1ma.Arithmetic operators3("Imost_negative_floatVTK" maxima.info-1a.iFunctions and Variables for Constantsuntcdf_paretonmentnmaxima.info-2189Pareto Random Variableonbashindicesbles maxima.info-2atiFunctions and Variables for Sums and Productsionmd5sum? │ │ │ │ │ +maxima.info-3xprOctets and Utilities for Cryptographyionbinlist │ │ │ │ │ +maxima.info-3tenFunctions and Variables for Quantum_Computing0 1bode_phaseandom maxima.info-2d? │ │ │ │ │ +Functions and Variables for bodeinvert_by_adjointrentialmaxima.info-2of Functions and Variables for Matrices and Linear Algebra quartile_skewness1>numermaxima.info-2axiFunctions and Variables for descriptive statisticso-3ystexponentializeVamaxima.info-1rapFunctions and Variables for Simplificationand Vacartan? │ │ │ │ │ +maxima.info-1f? │ │ │ │ │ +Functions and Variables for Differentiation lapacenter? │ │ │ │ │ +maxima.info-3a.iVisualization with VTKVatr_warn_fexprolymaxima.info-2 │ │ │ │ │ +Functions and Variables for Function Definitionglsquares_estimates_approximatetimaxima.info-3lifFunctions and Variables for lsquaresr_sywarningsmaxima.info-3" .Functions and Variables for zeilbergerowzeroa │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Constantsslqget_vertex_labelmaxima.info-3ximFunctions and Variables for graphsion togfactor │ │ │ │ │ +maxima.info-1g IFunctions and Variables for Polynomialsodscalar │ │ │ │ │ +maxima.info-2es Functions and Variables for ctensorcse" plot_realpartfo-maxima.info-1 VaPlotting Optionslu_factorger" . maxima.info-3-3"Functions and Variables for linearalgebraxima.inpoint_type <1>e9maxima.info-2d MFunctions and Variables for drawtcl_outputer defmaxima.info-2sfoFunctions and Variables for Miscellaneous Optionsiables range │ │ │ │ │ +maxima.info-2ss"Functions and Variables for descriptive statisticsa" . (random_lognormalmaxima.info-2 VaLognormal Random Variablebfgs │ │ │ │ │ +perm_cycles-3tetmaxima.info-2 VaFunctions and Variables for Combinatoricsm6 1190coefmatrixo-3rs maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebraaremove_edgend Vamaxima.info-3ymmFunctions and Variables for graphso-2 67zlange? │ │ │ │ │ +maxima.info-3es Functions and Variables for lapacko-1Pacpui │ │ │ │ │ +maxima.info-2ap │ │ │ │ │ +Functions and Variables for Symmetriess ifri │ │ │ │ │ +maxima.info-2047Functions and Variables for itensord opemaxima.info-2 │ │ │ │ │ zjHF3hQh │ │ │ │ │ @P ha`*`9n │ │ │ │ │ `a`,`3` │ │ │ │ │ `a`,`3` │ │ │ │ │ `b`,`3` │ │ │ │ │ h[h)`S`4` │ │ │ │ │ `.{nRhba │ │ │ │ │ @@ -42396,102 +42240,105 @@ │ │ │ │ │ <) h!a3` │ │ │ │ │ $1/`[h#a │ │ │ │ │ 89*` aaa │ │ │ │ │ )h#l:hhh │ │ │ │ │ H6+b7`"m │ │ │ │ │ 892`(bob │ │ │ │ │ neighborsfo-3 │ │ │ │ │ -maxima.info-3to Functions and Variables for graphsand Vamaxima.info-2rigFunctions and Variables for drawComplex infinitymaxima.info-1n │ │ │ │ │ -Functions and Variables for Constantsa.iptriangularizeucmaxima.info-3nd Functions and Variables for linearalgebranctionsget_all_vertices_by_labelnt opermaxima.info-3a.iFunctions and Variables for graphsxima.iasympaF │ │ │ │ │ -maxima.info-2 VaIntroduction to asympa.iwireframeunctionmaxima.info-3es Visualization with VTK.ibf_find_rootoducmaxima.info-1 anFunctions for numerical solution of equationsto ylabelF │ │ │ │ │ -maxima.info-1OTEPlotting Optionsapply │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Function Definitionivectorpotentialcmaxima.info-2ck │ │ │ │ │ -Functions and Variables for Matrices and Linear AlgebraMspring_embedding_depthKFmaxima.info-3 │ │ │ │ │ -2Functions and Variables for graphsxima.ipade │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -20Functions and Variables for Seriesptive poly_primitive_partima.imaxima.info-3ducFunctions and Variables for grobnerima.imacroexpandctionmaxima.info-2es MacrosF │ │ │ │ │ -maxima.info-2 │ │ │ │ │ --Functions and Variables for itensor Envireadonlymaxima.info-1RICFunctions and Variables for Command Lineline_graphon to maxima.info-3a.iFunctions and Variables for graphsxima.ibit_xor │ │ │ │ │ -maxima.info-2um_Functions and Variables for bitwisettingisreal_pmaxima.info-3IN-Functions and Variables for to_poly_solve and Vamulti_display_for_texinfoLinear maxima.info-2a.iFunctions and Variables for alt-display │ │ │ │ │ -chromatic_numbermaxima.info-3oveFunctions and Variables for graphso-2ATNsqrtdenestand Vamaxima.info-1ontFunctions and Variables for Expressions concatF │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for StringsnsHYPmean_gumbel-1UMEmaxima.info-2a.iGumbel Random Variableo cspline │ │ │ │ │ -maxima.info-3 diFunctions and Variables for interpol1 │ │ │ │ │ -,airy_ai │ │ │ │ │ -maxima.info-1lesAiry FunctionsNUlsquares_msed Vamaxima.info-3iffFunctions and Variables for lsquarestiongrid <1>maxima.info-2UADFunctions and Variables for drawremoveF │ │ │ │ │ -maxima.info-1newFunctions and Variables for PropertiesVagentraninshutolymaxima.info-3a.iFunctions for Gentran Vapoly_secondary_elimination_ordermaxima.info-3defFunctions and Variables for grobnerroducpdf_lognormaltrimaxima.info-2a.iLognormal Random Variableiables cantenF │ │ │ │ │ -maxima.info-2a.iFunctions and Variables for itensorima.iminimize_lponentmaxima.info-3 │ │ │ │ │ -Functions and Variables for simplexbles simtran │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -/Functions and Variables for Matrices and Linear Algebractransform_samplemaxima.info-2e LFunctions and Variables for data manipulation VasqrtdispflagGroumaxima.info-1a.iFunctions and Variables for Display ggf tab │ │ │ │ │ -maxima.info-3sH │ │ │ │ │ -Characterso-1,SEkey │ │ │ │ │ -maxima.info-2exYFunctions and Variables for drawBugs │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Bug Detection and Reportinga: │ │ │ │ │ -maxima.info-1eouAssignment operatorsma.iQuote operatoronmaxima.info-1es Functions and Variables for EvaluationETskewness_gammaPRmaxima.info-2/%HGamma Random Variableatecarlson_rjo-3 │ │ │ │ │ -/maxima.info-1 VaFunctions and Variables for Elliptic Integrals │ │ │ │ │ -noninteger operamaxima.info-1a.iFunctions and Variables for Properties.iskewness_noncentral_chi2maxima.info-2 │ │ │ │ │ -Noncentral Chi-squared Random Variables tablenF │ │ │ │ │ -maxima.info-3andGentran Option Variablesdecreasingand Vamaxima.info-1oisFunctions and Variables for Propertiesucreset_displaysk │ │ │ │ │ -maxima.info-2-HYFunctions and Variables for alt-display │ │ │ │ │ -beta_args_sum_to_integermaxima.info-1es Gamma and Factorial Functionsa.ideclare_unit_conversion maxima.info-3es │ │ │ │ │ -Functions and Variables for ezunits-1SETgnuplot_pm3dl Fumaxima.info-1 │ │ │ │ │ -Gnuplot Options │ │ │ │ │ -maxima.info-2es Functions and Variables for drawGosperF │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for zeilberger.izeta │ │ │ │ │ -maxima.info-2eraFunctions and Variables for Number Theoryt operamatrixp <1> │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -/AFunctions and Variables for linearalgebra^ │ │ │ │ │ -scalarmatrixp │ │ │ │ │ --Qmaxima.info-2eraFunctions and Variables for Matrices and Linear Algebra args │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Expressions pochhammersThe fmaxima.info-3a.iFunctions and Variables for orthogonal polynomials │ │ │ │ │ --QUgraph6_encodea.imaxima.info-3entFunctions and Variables for graphsxima.iallocationnctionmaxima.info-2es Functions and Variables for drawcint │ │ │ │ │ -maxima.info-3ionCharactersables color │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Plotting Optionsfile_search_usageteratiomaxima.info-1a.iFunctions and Variables for File Input and Outputfo-1IMPtake_channeld Vamaxima.info-3lotFunctions and Variables for picturestiongensymF │ │ │ │ │ -maxima.info-2tenFunctions and Variables for Miscellaneous Optionsiables polygon │ │ │ │ │ -maxima.info-2lenFunctions and Variables for drawSubtractionbles maxima.info-1pseArithmetic operatorsma.itrace_optionsionmaxima.info-2es Functions and Variables for Debugginga.istd_gammaunctionmaxima.info-2es Gamma Random Variableloamoebius │ │ │ │ │ -maxima.info-2QUOFunctions and Variables for Setsasinh │ │ │ │ │ -maxima.info-1OTETrigonometric and Hyperbolic FunctionsVaexpon │ │ │ │ │ -maxima.info-1OATFunctions and Variables for SimplificationnctionstatusF │ │ │ │ │ -maxima.info-2robFunctions and Variables for Runtime EnvironmentMdlsode_stepima.imaxima.info-3ionFunctions and Variables for odepacknear lbfgs_nfeval_maxmaxima.info-3a.iFunctions and Variables for lbfgsor Setsfill_densitytGEOmaxima.info-2OGNFunctions and Variables for drawwith_default_2d_display maxima.info-1E │ │ │ │ │ -Functions and Variables for DisplayETVV │ │ │ │ │ -radius <1>xima.imaxima.info-3ionFunctions and Variables for graphsxima.iprintpoisunctionmaxima.info-2es Functions and Variables for Poisson serieso-2,SEboxplot │ │ │ │ │ -maxima.info-2es Functions and Variables for statistical graphs.isetelmx │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Matrices and Linear Algebraamaxima_tempdirrimaxima.info-2umbFunctions and Variables for Runtime EnvironmentIvar_bernoullixOGmaxima.info-2 │ │ │ │ │ --Bernoulli Random Variableopylistnp │ │ │ │ │ -maxima.info-2ionFunctions and Variables for ctensor │ │ │ │ │ -skewness_weibullmaxima.info-2 VaWeibull Random Variable │ │ │ │ │ -maxima.info-1FLOTrigonometric and Hyperbolic FunctionsBFcdf_exp │ │ │ │ │ -maxima.info-2UOTExponential Random Variable Progsolvedecomposes │ │ │ │ │ -maxima.info-1 │ │ │ │ │ --Functions and Variables for EquationslsBrassociativema.imaxima.info-1ionFunctions and Variables for SimplificationualpRTbfallrootso-3V │ │ │ │ │ -|maxima.info-1 VaFunctions and Variables for EquationsSETshow_labelo-2 │ │ │ │ │ -maxima.info-3andFunctions and Variables for graphso-2 │ │ │ │ │ -keepfloat and Vamaxima.info-1ombFunctions and Variables for Polynomialsigo │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Program Flowsetup_autoloadDMmaxima.info-2 VaFunctions and Variables for Miscellaneous Optionsfo-3GFLcos │ │ │ │ │ -maxima.info-1es Trigonometric and Hyperbolic Functions.icarlson_rfnctionmaxima.info-1es Functions and Variables for Elliptic Integralsndsmin │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for descriptive statisticscomponlistoftensxima.imaxima.info-2ionFunctions and Variables for itensortistipoistrimmaxima.info-2SETFunctions and Variables for Poisson seriesr contspecint │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Integrationntr_warn_bad_function_callsxima.imaxima.info-2ionFunctions and Variables for Function Definition │ │ │ │ │ -make_string_input_streammaxima.info-3es String Input and Outputmtr_state_varsa.imaxima.info-2ionFunctions and Variables for Function DefinitionbvectorF │ │ │ │ │ -maxima.info-27 │ │ │ │ │ -Functions and Variables for drawview │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -15Functions and Variables for drawtruncatemaxima.info-1a.iFunctions for Numbers VasprintF │ │ │ │ │ -maxima.info-3utpString Input and Output │ │ │ │ │ -set_vertex_labelmaxima.info-3andFunctions and Variables for graphso-2 │ │ │ │ │ -invert_by_lud Vamaxima.info-3tenFunctions and Variables for linearalgebraunctionpowerdispiables maxima.info-1pulFunctions and Variables for Display-1PPRzn_primrootnd Vamaxima.info-2lliFunctions and Variables for Number Theoryfo-1 │ │ │ │ │ -maxima.info-1es Functions and Variables for Listsitive_fkbatemanmaxima.info-1T │ │ │ │ │ -Functions and Variables for Special Functionsiscdemoivre <1>TE │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Simplificationxima.isubst_parallelngmaxima.info-3in │ │ │ │ │ -Functions and Variables for to_poly_solveor FourflushdF │ │ │ │ │ -maxima.info-2meaFunctions and Variables for itensorctionmean_student_ts maxima.info-2-QUStudent's t Random VariablectionnrootsF │ │ │ │ │ -maxima.info-1ymmFunctions and Variables for EquationseF │ │ │ │ │ +maxima.info-3to Functions and Variables for graphsand Vaip_grid │ │ │ │ │ +maxima.info-2VV │ │ │ │ │ +Functions and Variables for drawComplex infinitymaxima.info-1a.iFunctions and Variables for Constants │ │ │ │ │ +nptriangularizeo maxima.info-3/MUFunctions and Variables for linearalgebraaxima.iget_all_vertices_by_labeltions/Mmaxima.info-3TVVFunctions and Variables for graphso-3 │ │ │ │ │ +maxima.info-2es Introduction to asympa │ │ │ │ │ + wireframe and Vamaxima.info-3olvVisualization with VTK │ │ │ │ │ +bf_find_root to maxima.info-1terFunctions for numerical solution of equationsSETylabelF │ │ │ │ │ +maxima.info-1FunPlotting Optionsapply │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Function DefinitionTvectorpotential maxima.info-2a.iFunctions and Variables for Matrices and Linear Algebracspring_embedding_depth.imaxima.info-3ducFunctions and Variables for graphso-1V │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Seriesatistipoly_primitive_part-2E │ │ │ │ │ +maxima.info-3to Functions and Variables for grobner-1PARmacroexpandnd Vamaxima.info-2nteMacrosF │ │ │ │ │ +maxima.info-2ionFunctions and Variables for itensorment │ │ │ │ │ +readonlymaxima.info-1ducFunctions and Variables for Command Lineline_graphensorrmaxima.info-3 │ │ │ │ │ +-QFunctions and Variables for graphso-3 │ │ │ │ │ +,Mbit_xor │ │ │ │ │ +maxima.info-2tinFunctions and Variables for bitwisermatsisreal_pmaxima.info-3ge Functions and Variables for to_poly_solveiables multi_display_for_texinfolgebraImaxima.info-2 │ │ │ │ │ +Functions and Variables for alt-displayichromatic_numbermaxima.info-3 toFunctions and Variables for graphsnctionsqrtdenestables maxima.info-1de │ │ │ │ │ +Functions and Variables for ExpressionsnconcatF │ │ │ │ │ +maxima.info-1" │ │ │ │ │ +Functions and Variables for Stringsima.imean_gumbelbers │ │ │ │ │ +maxima.info-2N │ │ │ │ │ +Gumbel Random Variablecacspline │ │ │ │ │ +maxima.info-3ntiFunctions and Variables for interpolran airy_ai │ │ │ │ │ +maxima.info-1a.iAiry Functionsonlsquares_mseles maxima.info-3iatFunctions and Variables for lsquaresd Vagrid <1>maxima.info-2 │ │ │ │ │ +Functions and Variables for drawremoveF │ │ │ │ │ +maxima.info-1C │ │ │ │ │ +Functions and Variables for Propertiess gentraninshutls │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +/Functions for Gentranes poly_secondary_elimination_ordermaxima.info-3opeFunctions and Variables for grobnern to pdf_lognormal │ │ │ │ │ +-Qmaxima.info-2T │ │ │ │ │ +Lognormal Random Variableor SericantenF │ │ │ │ │ +maxima.info-2ETRFunctions and Variables for itensor-3 │ │ │ │ │ + minimize_lp Intemaxima.info-3a.iFunctions and Variables for simplex linesimtran │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Matrices and Linear Algebra,transform_samplemaxima.info-2DebFunctions and Variables for data manipulationes sqrtdispflag │ │ │ │ │ +maxima.info-1ST Functions and Variables for Displayima.itab │ │ │ │ │ +maxima.info-3a.iCharacterstroduckey │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for drawBugs │ │ │ │ │ +maxima.info-1UOTFunctions and Variables for Bug Detection and Reporting : │ │ │ │ │ +maxima.info-1ionAssignment operators2ns Quote operatorVamaxima.info-1nfeFunctions and Variables for Evaluationupskewness_gamma.imaxima.info-2ionGamma Random Variablea.icarlson_rjnctionmaxima.info-1es Functions and Variables for Elliptic Integralsonnonintegerrs │ │ │ │ │ +,\maxima.info-1 │ │ │ │ │ +Functions and Variables for PropertiesTVskewness_noncentral_chi2maxima.info-2a.iNoncentral Chi-squared Random VariableaitablenF │ │ │ │ │ +maxima.info-3utUGentran Option Variablesdecreasingables maxima.info-1eriFunctions and Variables for Propertieso reset_displays.imaxima.info-2ingFunctions and Variables for alt-displayibeta_args_sum_to_integermaxima.info-1umbGamma and Factorial FunctionsERGdeclare_unit_conversionomaxima.info-3a.iFunctions and Variables for ezunitsbinatgnuplot_pm3donsPmaxima.info-1a.iGnuplot Optionsnmesh │ │ │ │ │ +maxima.info-2ommFunctions and Variables for drawGosperF │ │ │ │ │ +maxima.info-3es Functions and Variables for zeilbergerIOzeta │ │ │ │ │ +maxima.info-2P-IFunctions and Variables for Number TheoryorsMETRmatrixp <1>ima.imaxima.info-3ionFunctions and Variables for linearalgebraaxima.iscalarmatrixpmetmaxima.info-2K │ │ │ │ │ +Functions and Variables for Matrices and Linear Algebramargs │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Expressionsnpochhammer │ │ │ │ │ +maxima.info-3 'hFunctions and Variables for orthogonal polynomialsan_expgraph6_encodeETVmaxima.info-3andFunctions and Variables for graphso-2DELallocationand Vamaxima.info-2umbFunctions and Variables for drawcint │ │ │ │ │ +maxima.info-3 VaCharactersr itencolor │ │ │ │ │ +maxima.info-1a.iPlotting Optionsfile_search_usagesPLIFY maxima.info-1-QUFunctions and Variables for File Input and Outputunctiontake_channelles maxima.info-3 │ │ │ │ │ +Functions and Variables for picturesd VagensymF │ │ │ │ │ +maxima.info-2ENIFunctions and Variables for Miscellaneous Optionsor grobpolygon │ │ │ │ │ +maxima.info-2-0FFunctions and Variables for drawSubtraction drawmaxima.info-1iviArithmetic operators3 │ │ │ │ │ +,Strace_options Vamaxima.info-2robFunctions and Variables for DebuggingHYPstd_gamma and Vamaxima.info-2quaGamma Random VariableT │ │ │ │ │ +maxima.info-2ionFunctions and Variables for Setsasinh │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Trigonometric and Hyperbolic Functionss expon │ │ │ │ │ +maxima.info-1topFunctions and Variables for Simplificationand VastatusF │ │ │ │ │ +maxima.info-2VV │ │ │ │ │ +Functions and Variables for Runtime Environmentedlsode_step-2a │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for odepackebraPlbfgs_nfeval_maxmaxima.info-3 │ │ │ │ │ +Functions and Variables for lbfgsootsconfill_densityma.imaxima.info-2ionFunctions and Variables for drawwith_default_2d_displayimaxima.info-1ionFunctions and Variables for Displayumns │ │ │ │ │ +radius <1>o-2SETmaxima.info-3 VaFunctions and Variables for graphso-2ETVprintpois and Vamaxima.info-2oisFunctions and Variables for Poisson seriesnctionboxplot │ │ │ │ │ +maxima.info-2umbFunctions and Variables for statistical graphs │ │ │ │ │ +maxima.info-2es Functions and Variables for Matrices and Linear Algebra maxima_tempdir │ │ │ │ │ +maxima.info-2QUOFunctions and Variables for Runtime Environmentcvar_bernoullia.imaxima.info-2an Bernoulli Random Variableaxima.inp │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for ctensorima.iskewness_weibullmaxima.info-2es Weibull Random Variable │ │ │ │ │ +maxima.info-1ionTrigonometric and Hyperbolic FunctionsF │ │ │ │ │ +maxima.info-2ionExponential Random Variable Flowsolvedecomposesimaxima.info-1ionFunctions and Variables for Equations │ │ │ │ │ +rassociative1 │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Simplificationxima.ibfallrootsnctionmaxima.info-1es Functions and Variables for Equationsa.ishow_labelponentmaxima.info-3riaFunctions and Variables for graphsnctionkeepfloatiables maxima.info-1ricFunctions and Variables for PolynomialsTgo │ │ │ │ │ +maxima.info-2es Functions and Variables for Program Flowsetup_autoloadonmaxima.info-2es Functions and Variables for Miscellaneous Optionsunctioncos │ │ │ │ │ +maxima.info-1rapTrigonometric and Hyperbolic Functions │ │ │ │ │ +carlson_rfand Vamaxima.info-1rawFunctions and Variables for Elliptic Integralsiasmin │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for descriptive statisticstsMERIlistoftenso-2 │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for itensorUOTE │ │ │ │ │ +poistrimmaxima.info-2a.iFunctions and Variables for Poisson seriesb_odeWspecint │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Integrationptr_warn_bad_function_callso-2C-Amaxima.info-2 VaFunctions and Variables for Function Definitionimake_string_input_streammaxima.info-3olyString Input and Output.tr_state_vars │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Function Definition │ │ │ │ │ +maxima.info-2l FFunctions and Variables for drawview │ │ │ │ │ +maxima.info-2rmaFunctions and Variables for drawtruncatemaxima.info-1 │ │ │ │ │ +Functions for Numberses sprintF │ │ │ │ │ +maxima.info-30.9String Input and Outputiset_vertex_labelmaxima.info-3riaFunctions and Variables for graphsnctioninvert_by_lules maxima.info-3 │ │ │ │ │ +Functions and Variables for linearalgebra and Vapowerdispor datamaxima.info-1RECFunctions and Variables for Displayctionzn_primrootbles maxima.info-2FunFunctions and Variables for Number Theoryunctionthird │ │ │ │ │ +maxima.info-1lliFunctions and Variables for Listsoat │ │ │ │ │ +-Qkbatemanmaxima.info-1ionFunctions and Variables for Special Functionsunidemoivre <1>ma.imaxima.info-1eteFunctions and Variables for Simplificationo-1 │ │ │ │ │ +,subst_parallelnsmaxima.info-3a.iFunctions and Variables for to_poly_solveer seriflushdF │ │ │ │ │ +maxima.info-2ffeFunctions and Variables for itensornd Vamean_student_tatmaxima.info-2tF │ │ │ │ │ +Student's t Random Variablend VanrootsF │ │ │ │ │ +maxima.info-1sQUratsimp <1>ima.imaxima.info-1eF │ │ │ │ │ aQhYaP`jiQh │ │ │ │ │ @Q[h#aaa │ │ │ │ │ bb*i3`Rh │ │ │ │ │ +i a:`[hca │ │ │ │ │ T$3`=`!b │ │ │ │ │ T$3`=`!b │ │ │ │ │ 3`ki9`Z` │ │ │ │ │ @@ -42502,197 +42349,192 @@ │ │ │ │ │ aPhXaQ`#iXh │ │ │ │ │ aQFjiPh │ │ │ │ │ h#a+iji0`Rh"b[hcb │ │ │ │ │ ;`Rh"a*i │ │ │ │ │ Rh"a*i;`Rhba │ │ │ │ │ The GO tag ~s is not established. │ │ │ │ │ The GO tag ~s is missing. │ │ │ │ │ -Chi-squared Random Variableb │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for LimitstionTEpdf_noncentral_student_tmaxima.info-2a.iNoncentral Student's t Random Variableuaelliptic_euima.imaxima.info-1ionFunctions and Variables for Elliptic IntegralsBFdeactivateand Vamaxima.info-1lgeFunctions and Variables for Factsunctionprint │ │ │ │ │ -maxima.info-1rawFunctions and Variables for Displaynd Vaelapsed_run_timemaxima.info-2a.iFunctions and Variables for Runtime EnvironmentNdot0nscsimp-3E │ │ │ │ │ - maxima.info-2to Functions and Variables for Matrices and Linear Algebranbfpsi0J │ │ │ │ │ +maxima.info-2to Chi-squared Random Variableions │ │ │ │ │ +maxima.info-1QUOFunctions and Variables for Limitsxima.ipdf_noncentral_student_tmaxima.info-2V │ │ │ │ │ +fNoncentral Student's t Random Variable │ │ │ │ │ +elliptic_eu-1 │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Elliptic Integralsondeactivateables maxima.info-1 exFunctions and Variables for Facts and Vaprint │ │ │ │ │ +maxima.info-1V │ │ │ │ │ +mFunctions and Variables for Displaybles elapsed_run_timemaxima.info-2QUOFunctions and Variables for Runtime Environmentidot0nscsimproducmaxima.info-2polFunctions and Variables for Matrices and Linear AlgebraEbfpsi0J │ │ │ │ │ +maxima.info-1ionGamma and Factorial Functionsa.ignuplot_replotonmaxima.info-1es Gnuplot_pipes Format Functions │ │ │ │ │ +domxnctimesor Numaxima.info-2a.iFunctions and Variables for Matrices and Linear Algebra dimensions <1>$Nmaxima.info-3V │ │ │ │ │ +wFunctions and Variables for ezunitsqualicdf_noncentral_chi2-1SIMmaxima.info-2 VaNoncentral Chi-squared Random Variable.iorientationignmemaxima.info-3SYMVisualization with VTKuctellrat │ │ │ │ │ +maxima.info-1tioFunctions and Variables for Polynomialscmaxima_userdiresmaxima.info-2lgeFunctions and Variables for Runtime Environment plot_options Promaxima.info-1a.iFunctions and Variables for PlottingProgcholeskymaxima.info-3 │ │ │ │ │ +Functions and Variables for linearalgebraaxima.istd_weibullns anmaxima.info-2a.iWeibull Random Variableaieqnprintor contmaxima.info-1butFunctions and Variables for Equationscobsubstpartaxima.imaxima.info-1ge Functions and Variables for Expressions rowswap │ │ │ │ │ +maxima.info-3UOTFunctions and Variables for linearalgebrafo-1INTwc_montecarlo Vamaxima.info-3ataFunctions and Variables for wrstcsectionarithmeticables maxima.info-3FLOPackage functs,Scontour │ │ │ │ │ +maxima.info-2es Functions and Variables for drawtrunc │ │ │ │ │ +maxima.info-2es Functions and Variables for Seriesxima.iemptypJ │ │ │ │ │ +maxima.info-2natFunctions and Variables for Setsfind_root <1>es maxima.info-1 │ │ │ │ │ +Functions for numerical solution of equationsombLogical disjunction <1>Nmaxima.info-3to Functions and Variables for to_poly_solveode Swic2trigJ │ │ │ │ │ +maxima.info-3EGAConvert to Trignometric Functionstedt0EXbernpolymaxima.info-2ducFunctions and Variables for Number Theory and Vascale │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +-Visualization with VTKonsystemJ │ │ │ │ │ +maxima.info-2impFunctions and Variables for Runtime Environment │ │ │ │ │ +expandwrtfo-3 │ │ │ │ │ +,maxima.info-1 VaFunctions and Variables for Simplificationo-1 │ │ │ │ │ +,operatorp and Vamaxima.info-1lt-Functions and Variables for Expressionsacoord │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +,SFunctions and Variables for itensorcial kurtosis_rayleighaxima.imaxima.info-2ionRayleigh Random VariablemethodJ │ │ │ │ │ +maxima.info-1A │ │ │ │ │ +Functions and Variables for Differential Equationsfine │ │ │ │ │ +yaxis_color-2ETVmaxima.info-2 VaFunctions and Variables for drawazimuth <1>ima.imaxima.info-3ionVisualization with VTKtwis_edge_in_graphmaxima.info-3ducFunctions and Variables for graphsxima.iexplicitmaxima.info-2 │ │ │ │ │ +,Functions and Variables for drawdgeqrfJ │ │ │ │ │ +maxima.info-3PERFunctions and Variables for lapackxima.ipolymod │ │ │ │ │ +maxima.info-1to Functions and Variables for Polynomials │ │ │ │ │ +maxima.info-2es Functions and Variables for diagtrigexpandtimesnmaxima.info-1es Explicit Simplifications Using Identitiesunctionerror_symsables maxima.info-2 │ │ │ │ │ +Functions and Variables for Program Flowpslq_depthlex Numaxima.info-3a.iFunctions and Variables for pslqcdf_gammaing │ │ │ │ │ +,SEmaxima.info-2E │ │ │ │ │ +Gamma Random Variableergwritebyteaxima.imaxima.info-3torString Input and Outputilinsert │ │ │ │ │ +maxima.info-3 VaFunctions and Variables for Quantum_Computingionnext_primeables maxima.info-2TVVFunctions and Variables for Number Theoryaxima.ivar_lognormalionmaxima.info-2es Lognormal Random Variablefo-1 │ │ │ │ │ +-QcgreaterpignoreEmaxima.info-3 │ │ │ │ │ +-Charactersand Vanary <1>maxima.info-1 │ │ │ │ │ +User defined operatorsuccarlson_rcnctionmaxima.info-1GN Functions and Variables for Elliptic Integrals-Qexsec │ │ │ │ │ +maxima.info-3GAMPackage functs │ │ │ │ │ +-levi_civitand Vamaxima.info-2ileFunctions and Variables for itensor-1AN │ │ │ │ │ +maxima.info-3es Functions and Variables for lbfgsns for draw_graph_programxima.imaxima.info-3ionFunctions and Variables for graphsxima.imulti_orbitstantmaxima.info-2a.iFunctions and Variables for Symmetriesoninit_atensor2 │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for atensorting │ │ │ │ │ +maxima.info-1ifiPlotting Optionspoismap │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for Poisson seriestroducpostfix │ │ │ │ │ +maxima.info-1n nUser defined operatorsucwc_typicalvaluesmaxima.info-3mDOFunctions and Variables for wrstcsete-QUidim( │ │ │ │ │ +maxima.info-2ionFunctions and Variables for itensorima.itest_proportioncmaxima.info-3a'sFunctions and Variables for statsunctionnumervalmaxima.info-1uleFunctions and Variables for Numbersctioncycle_digraphes maxima.info-3-QUFunctions and Variables for graphsables km │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for descriptive statisticso-2542random_betan to maxima.info-2a.iBeta Random Variabled Vastarplotmaxima.info-2olvFunctions and Variables for statistical graphs │ │ │ │ │ +Gtodd_coxeter3E │ │ │ │ │ +maxima.info-2a.iFunctions and Variables for Groupsr TeX terminal <1>ma.imaxima.info-3ionFunctions and Variables for graphso-2E │ │ │ │ │ +median_deviationmaxima.info-2alsFunctions and Variables for descriptive statisticseHASH-logx( │ │ │ │ │ +maxima.info-1ducPlotting Optionsresultant <1>a.imaxima.info-1l FFunctions and Variables for Polynomials sqfr( │ │ │ │ │ +maxima.info-1a.iFunctions and Variables for Polynomialsiyp │ │ │ │ │ +maxima.info-1 VaFunctions and Variables for Differential Equationson to gcd │ │ │ │ │ +maxima.info-1-QUFunctions and Variables for PolynomialsR%pi │ │ │ │ │ +maxima.info-1imeFunctions and Variables for Constantsnombf_inverse_real_fftima.imaxima.info-1ducFunctions and Variables for fast Fourier transformmericadisolatemaxima.info-1JKLFunctions and Variables for ExpressionslfacsumJ │ │ │ │ │ +maxima.info-3a.iPackage facexpongentraninerical maxima.info-3quaFunctions for Gentran │ │ │ │ │ +dependencies to maxima.info-1a.iFunctions and Variables for Differentiation-2QUOric │ │ │ │ │ +maxima.info-2es Functions and Variables for ctensor-269 │ │ │ │ │ +ifactorsmaxima.info-2an │ │ │ │ │ +Functions and Variables for Number Theorys │ │ │ │ │ +-QUOTsolve_rec_ratRROmaxima.info-3iliFunctions and Variables for solve_recTE │ │ │ │ │ +maxima.info-1a*RFunctions and Variables for Listsraphs/Rgreat_rhombicuboctahedron_graphamaxima.info-3akeFunctions and Variables for graphson to geomview_commandmaxima.info-1ionFunctions and Variables for Plottingma.irandom_geometricmaxima.info-2es Geometric Random Variablefo-3*RUsha1sum │ │ │ │ │ +maxima.info-3torOctets and Utilities for Cryptographypacvar_rayleighma.imaxima.info-2metRayleigh Random Variablemaxapplydepth Exmaxima.info-2 LoFunctions and Variables for Rules and Patternsuclsquares_residual_msea.imaxima.info-3ionFunctions and Variables for lsquares1UMB! │ │ │ │ │ +maxima.info-1OTECombinatorial Functionsirefcheckmaxima.info-2emsFunctions and Variables for DebuggingutNctransformo-3 │ │ │ │ │ +maxima.info-2 VaFunctions and Variables for ctensor-2SETexpintegral_cio maxima.info-1TVVExponential Integralsduc%piargs │ │ │ │ │ +maxima.info-1lynOptions Controlling Simplificationand Vaatrig1J │ │ │ │ │ maxima.info-1E │ │ │ │ │ -Gamma and Factorial Functionsft$gnuplot_replotV │ │ │ │ │ -maxima.info-1 VaGnuplot_pipes Format Functions.idomxnctimesctionmaxima.info-2ISTFunctions and Variables for Matrices and Linear Algebracdimensions <1>b_maxima.info-3a.iFunctions and Variables for ezunits-1 │ │ │ │ │ -,Scdf_noncentral_chi2ima.imaxima.info-2ionNoncentral Chi-squared Random Variable-Qorientation-1P │ │ │ │ │ -maxima.info-3eraVisualization with VTK{ │ │ │ │ │ -maxima.info-1ticFunctions and Variables for Polynomials │ │ │ │ │ -maxima_userdiro maxima.info-2LinFunctions and Variables for Runtime Environmentaplot_optionsSumsmaxima.info-1v │ │ │ │ │ -Functions and Variables for Plottingles choleskymaxima.info-3a.iFunctions and Variables for linearalgebrak │ │ │ │ │ -std_weibull-3 │ │ │ │ │ -maxima.info-2bs │ │ │ │ │ -Weibull Random Variablenieqnprintiables maxima.info-1s dFunctions and Variables for Equationslessubstpartla │ │ │ │ │ -maxima.info-1COMFunctions and Variables for Expressionscrowswap │ │ │ │ │ -maxima.info-3 OpFunctions and Variables for linearalgebraaxima.iwc_montecarloionmaxima.info-3es Functions and Variables for wrstcse-2OTEarithmeticand Vamaxima.info-3atpPackage functs.icontour │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for drawtrunc │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for Series │ │ │ │ │ - emptypJ │ │ │ │ │ -maxima.info-2ge Functions and Variables for Setsfind_root <1> Vamaxima.info-1ompFunctions for numerical solution of equationses Logical disjunction <1>imaxima.info-3ducFunctions and Variables for to_poly_solveentran c2trigJ │ │ │ │ │ -maxima.info-3a.iConvert to Trignometric Functionsor lindbernpolymaxima.info-2 │ │ │ │ │ -Functions and Variables for Number Theoryunctionscale │ │ │ │ │ -maxima.info-3squVisualization with VTK │ │ │ │ │ -,systemJ │ │ │ │ │ -maxima.info-2es Functions and Variables for Runtime Environmenttexpandwrtaxima.imaxima.info-1ionFunctions and Variables for Simplificationxima.ioperatorpunctionmaxima.info-1es Functions and Variables for Expressionsncoord │ │ │ │ │ -maxima.info-2symFunctions and Variables for itensorn to kurtosis_rayleighTE │ │ │ │ │ -0BImaxima.info-2 │ │ │ │ │ --Rayleigh Random VariablemethodJ │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Differential Equationson to yaxis_colorima.imaxima.info-2ionFunctions and Variables for drawazimuth <1>MFSFUmaxima.info-3RUNVisualization with VTKs is_edge_in_graphmaxima.info-3ARGFunctions and Variables for graphsROR-EVexplicitmaxima.info-2encFunctions and Variables for drawdgeqrfJ │ │ │ │ │ -maxima.info-3zunFunctions and Variables for lapackbers │ │ │ │ │ -maxima.info-1ducFunctions and Variables for PolynomialsiJF │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for diagtrigexpandtimes-maxima.info-1 VaExplicit Simplifications Using Identitiesfo-2D │ │ │ │ │ -error_symsand Vamaxima.info-2psuFunctions and Variables for Program Flowpslq_depthfor Comaxima.info-3! │ │ │ │ │ -Functions and Variables for pslqcdf_gammaor Plotmaxima.info-2a.iGamma Random Variableto writebyterTE │ │ │ │ │ -1Smaxima.info-3TVVString Input and OutputUlinsert │ │ │ │ │ -maxima.info-3ionFunctions and Variables for Quantum_Computing │ │ │ │ │ -/next_primeand Vamaxima.info-2rapFunctions and Variables for Number TheorytranOTEvar_lognormal,MFmaxima.info-2 VaLognormal Random Variableaxima.icgreaterpignore maxima.info-3a.iCharactersnctionnary <1>maxima.info-1orlUser defined operatorsTEcarlson_rcon to maxima.info-1nitFunctions and Variables for Elliptic Integrals.iexsec │ │ │ │ │ -maxima.info-3sinPackage functs.ilevi_civitactionmaxima.info-2es Functions and Variables for itensorima.ilbfgs │ │ │ │ │ -maxima.info-3 VaFunctions and Variables for lbfgsefinitidraw_graph_programlsREALmaxima.info-3N │ │ │ │ │ -Functions and Variables for graphsd Linemulti_orbit-1V │ │ │ │ │ -.maxima.info-2MAGFunctions and Variables for SymmetriesR-init_atensorma.imaxima.info-2ionFunctions and Variables for atensornd Reazimuth │ │ │ │ │ -maxima.info-1UNNPlotting Optionspoismap │ │ │ │ │ -maxima.info-2ionFunctions and Variables for Poisson serieso-2n tpostfix │ │ │ │ │ -maxima.info-1oolUser defined operatorsngwc_typicalvaluesmaxima.info-3traFunctions and Variables for wrstcseytranidim( │ │ │ │ │ -maxima.info-2G-EFunctions and Variables for itensorP* │ │ │ │ │ -test_proportionEmaxima.info-3to Functions and Variables for statsfo-1253numervalmaxima.info-1es Functions and Variables for Numbers-2US │ │ │ │ │ -cycle_digraph Vamaxima.info-3nitFunctions and Variables for graphsand Vakm │ │ │ │ │ -maxima.info-241 │ │ │ │ │ -Functions and Variables for descriptive statisticsxima.irandom_betaroducmaxima.info-2ib │ │ │ │ │ -Beta Random Variabletionstarplotmaxima.info-2o_pFunctions and Variables for statistical graphswitodd_coxeterma.imaxima.info-2 │ │ │ │ │ -Functions and Variables for Groupsables terminal <1>utRUmaxima.info-3EGAFunctions and Variables for graphsxima.imedian_deviationmaxima.info-2ex Functions and Variables for descriptive statisticsr finalogx( │ │ │ │ │ -maxima.info-1* │ │ │ │ │ -Plotting Optionsresultant <1> │ │ │ │ │ -maxima.info-1NINFunctions and Variables for Polynomialscsqfr( │ │ │ │ │ -maxima.info-1SETFunctions and Variables for Polynomials │ │ │ │ │ -maxima.info-1ionFunctions and Variables for Differential Equationstroducgcd │ │ │ │ │ -maxima.info-1a.iFunctions and Variables for Polynomialsi%pi │ │ │ │ │ -maxima.info-1forFunctions and Variables for ConstantsH-Sbf_inverse_real_fftions6maxima.info-1MABFunctions and Variables for fast Fourier transformon to disolatemaxima.info-1a.iFunctions and Variables for ExpressionsffacsumJ │ │ │ │ │ -maxima.info-3UNNPackage facexp! │ │ │ │ │ -gentranin for numaxima.info-3ionFunctions for Gentrana.idependenciesoducmaxima.info-1CONFunctions and Variables for Differentiationima.iric │ │ │ │ │ -maxima.info-2 VaFunctions and Variables for ctensorima.iifactorsmaxima.info-2to Functions and Variables for Number Theoryeano masolve_rec_rata.imaxima.info-3s aFunctions and Variables for solve_reca.isort( │ │ │ │ │ -maxima.info-1to Functions and Variables for Listsion to great_rhombicuboctahedron_graphnmaxima.info-3es Functions and Variables for graphstroducgeomview_commandmaxima.info-1 │ │ │ │ │ -GFunctions and Variables for PlottingerT │ │ │ │ │ -random_geometricmaxima.info-2 VaGeometric Random Variableaxima.isha1sum │ │ │ │ │ -maxima.info-3to Octets and Utilities for Cryptographyynavar_rayleigh-SETmaxima.info-2 │ │ │ │ │ -,Rayleigh Random VariablemaxapplydepthUOTmaxima.info-2tiaFunctions and Variables for Rules and Patterns->lsquares_residual_mse │ │ │ │ │ -1Fmaxima.info-3SETFunctions and Variables for lsquaresma.i! │ │ │ │ │ -maxima.info-1a.iCombinatorial Functionssrefcheckmaxima.info-2calFunctions and Variables for Debuggingandctransformxima.imaxima.info-2ionFunctions and Variables for ctensorima.iexpintegral_ciucmaxima.info-1nslExponential Integrals1BI%piargs │ │ │ │ │ -maxima.info-1gonOptions Controlling Simplificationnctionatrig1J │ │ │ │ │ -maxima.info-1actAdditional Functions1 │ │ │ │ │ -pdf_continuous_uniform_omaxima.info-2a.iContinuous Uniform Random VariableE │ │ │ │ │ -1MOquad_qagpfo-2 │ │ │ │ │ --maxima.info-1 FoFunctions and Variables for QUADPACKve FcogradJ │ │ │ │ │ -maxima.info-2BIGFunctions and Variables for ctensor-3P │ │ │ │ │ -maxima.info-1nctFunctions and Variables for Stringsnd Vaedge_typeor Propmaxima.info-3a.iFunctions and Variables for graphso-3RROrombergminand Vamaxima.info-3pecFunctions and Variables for romberg-3M │ │ │ │ │ -maxima.info-2es Functions and Variables for drawbernstein_expandmaxima.info-2UOTFunctions and Variables for BernsteinNNIcube_grapho-3UCTmaxima.info-3 VaFunctions and Variables for graphsxima.ipui_directnctionmaxima.info-2es Functions and Variables for Symmetriese bessel_imaxima.info-1UMPBessel Functionstr_bound_function_applypmaxima.info-2a.iFunctions and Variables for Function Definition │ │ │ │ │ -ultraspherical │ │ │ │ │ -maxima.info-3nOTFunctions and Variables for orthogonal polynomialsxima.icurrent_let_rule_packagemaxima.info-2 │ │ │ │ │ -Functions and Variables for Rules and Patterns.idomxmxopsntroducmaxima.info-2renFunctions and Variables for Matrices and Linear AlgebraIerf_representationgical maxima.info-1 │ │ │ │ │ --PError Function^ │ │ │ │ │ -linear_regressioniables maxima.info-3AGPFunctions and Variables for statsn Formsip_grid │ │ │ │ │ +Additional Functionsrencpdf_continuous_uniformUOmaxima.info-2ERRContinuous Uniform Random Variablexima.iquad_qagpnuplot_maxima.info-1FunFunctions and Variables for QUADPACKionscogradJ │ │ │ │ │ +maxima.info-2ducFunctions and Variables for ctensorabolistringJ │ │ │ │ │ +maxima.info-1SETFunctions and Variables for Stringsbles edge_typerties%Hmaxima.info-3 │ │ │ │ │ +Functions and Variables for graphsnctionrombergminables maxima.info-3istFunctions and Variables for rombergctionxaxis │ │ │ │ │ +maxima.info-2slqFunctions and Variables for drawbernstein_expandmaxima.info-2ionFunctions and Variables for Bernsteina.icube_graphnctionmaxima.info-3es Functions and Variables for graphso-2TVVpui_directand Vamaxima.info-2nteFunctions and Variables for Symmetries │ │ │ │ │ +bessel_imaxima.info-1ionBessel Functionstr_bound_function_applypmaxima.info-2 │ │ │ │ │ +Functions and Variables for Function DefinitioniultrasphericalFumaxima.info-3a.iFunctions and Variables for orthogonal polynomialso-2TE │ │ │ │ │ +current_let_rule_packagemaxima.info-2ionFunctions and Variables for Rules and Patterns │ │ │ │ │ +domxmxopsion to maxima.info-2EquFunctions and Variables for Matrices and Linear Algebraierf_representationeratormaxima.info-1a.iError Functiononlinear_regressionor Debumaxima.info-3a.iFunctions and Variables for statsists │ │ │ │ │ F`a8FEFWFL │ │ │ │ │ 0`.`'`XiB │ │ │ │ │ 0`.`'`XhB │ │ │ │ │ h+`BE4`O │ │ │ │ │ The tag ~s is undefined. │ │ │ │ │ binary-gcl/autol.o │ │ │ │ │ -binary-gcl/xmaxima_def.obinary-gcl/max_ext.o gotbinary-gcl/init-cl.o │ │ │ │ │ -QUbinary-gcl/geomview_def.o │ │ │ │ │ -QUOTEbinary-gcl/gnuplot_def.obinary-gcl/share-subdirs.oM │ │ │ │ │ -Nouns and Verbsimaxima.info-1ma-Functions and Variables for continuous distributionsa/somaxima.info-2berExamples for cobylayla,cmaxima.info-2la/Package functslnmaxima.info-3/exIntroduction to Miscellaneous Optionsombmaxima.info-2triStructuresEulix,maxima.info-1er,Functions and Variables for data manipulationb/amaxima.info-2b/bFunctions and Variables for ratpowolsimpmaxima.info-3,coFunctions and Variables for odepackationmaxima.info-3ib/Functions and Variables for discrete distributionsntrib/maxima.info-2b/fPackage combinatoricsn,cmaxima.info-2n/mFunctions and Variables for hompackcontrmaxima.info-3n,cFunctions and Variables for rombergtrib/maxima.info-3ve,Introduction to linearalgebramccmaxima.info-3oniGentran Mode Switcheses,maxima.info-3tinFunctions and Variables for lindstedttrimaxima.info-3ib/Introduction to Seriesntmaxima.info-2triFunctions and Variables for lsquaresontrmaxima.info-3a,cFunctions and Variables for simplexptivemaxima.info-3ff_Directory operationsionsmaxima.info-3,dyFunctions and Variables for Fortran Outputnce,fomaxima.info-1actFunctions and Variables for alt-displayomaxima.info-2quaFunctions and variables for asympa,lapacmaxima.info-2,laIntroduction to Special Functionsogic,lsmaxima.info-1matFunctions and Variables for Bernstein,mumaxima.info-2eldError Messagesc,maxima.info-3depIntroduction to Affineolmaxima.info-2cs,Functions and Variables for orthogonal polynomialsplificmaxima.info-3at_Functions and Variables for bitwiseoc,symaxima.info-2or/Introduction to physical_constantss,to_pmaxima.info-3nslReferencesslatormaxima.info-3omeFunctions and Variables for ezunitsdem,dmaxima.info-3t} │ │ │ │ │ -Random Numbers │ │ │ │ │ +String Input and Outputhmaxima.info-30/sFunctions and Variables for Affineets,almaxima.info-2amaIntroduction to pytranslateyla,cmaxima.info-3la/Introduction to orthogonal polynomialsewmaxima.info-3x4,Functions and Variables for Facts,contrimaxima.info-1ib/References for contrib_ode,contrmaxima.info-2y,cTest cases for contrib_odesplit,maxima.info-2se,Gnuplot_pipes Format Functionscomaxima.info-1atiStruve Functionsmaxima.info-1ts,Introduction to ezunits,maxima.info-3ticParabolic Cylinder Functionsat,cmaxima.info-1l,cFunctions and Variables for Propertiestrmaxima.info-1st,Package scifactrmaxima.info-3n,cFunctions and Variables for special distributionsesolve,maxima.info-3aMaFunctions and Variables for pslqmaxima.info-3ntrIntroduction to itensornmaxima.info-2ib/Functions and Variables for impdifftrib/maxima.info-3/smFunctions and Variables for clebsch_gordanontribmaxima.info-2ntrFunctions and Variables for Integrationtmaxima.info-1ivePackage ineqiff_maxima.info-3ffeFunctions and Variables for engineering-format5,maxima.info-3,fiFunctions and Variables for Displayhompamaxima.info-1sp,Error Function,imaxima.info-1,inFunctions and Variables for drawmaxima.info-2,laPackage absimpfgmaxima.info-3ra,Functions and Variables for lbfgsck,minpmaxima.info-3,mnIntroduction to Differential Equationsc,maxima.info-1depIntroduction to asympaolmaxima.info-2cs,Logical operatorsquantummaxima.info-1lexFunctions and Variables for Debuggingsolmaxima.info-2staGentran Evaluation Formsmaxima.info-3freIntroduction to ctensorimaxima.info-2olvFunctions and Variables for trigtoolsomemaxima.info-3torFunctions and Variables for Evaluation} │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Introduction to String Processing │ │ │ │ │ +File operations │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for Elliptic Integrals │ │ │ │ │ +Introduction to Command Line │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Functions and Variables for statistical graphs │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for opsubst │ │ │ │ │ +Hypergeometric Functionsmaxima.info-1 │ │ │ │ │ +Environment operations │ │ │ │ │ maxima.info-3 │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions for Complex Numbers │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for Plotting │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Introduction to zeilberger │ │ │ │ │ +Introduction to finance │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Operators for Equations │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Functions and Variables for cobyla │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for graphs │ │ │ │ │ +Functions and Variables for diagmaxima.info-2 │ │ │ │ │ +Functions and Variables for solve_rec │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions for Gentran │ │ │ │ │ +Introduction to Rules and Patterns │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Introduction to Units │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for Limits │ │ │ │ │ +Airy Functions │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Package f90 │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Functions and Variables for worldmap │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Introduction to Function Definition │ │ │ │ │ +Functions and Variables for Fourier series │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Keyword Commandsmaxima.info-2 │ │ │ │ │ -String Processing │ │ │ │ │ +Introduction to minpack │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for File Input and Outputare/{afmaxima.info-1algFunctions and Variables for Setsmaxima.info-2n,cDefinitions for IFS fractalsyla/maxima.info-3olnFunctions and Variables for Command Linemaxima.info-1ombConstants,contrimaxima.info-1ix,Strings │ │ │ │ │ -maxima.info-1ib/Functionmaxima.info-2t-dFunctions and Variables for Bug Detection and Reporting,maxima.info-1impIdentifiersma,comaxima.info-1atiFunctions and Variables for ctensortrib/maxima.info-2es,Introduction to trigtoolsigures,maxima.info-3t,cIntroduction to fast Fourier transform/gmaxima.info-1ntrExtending pytranslateib/maxima.info-3tegFunctions and Variables for grobnerthml,maxima.info-3a-oIntroduction to Maxima's Databaserib/mccmaxima.info-1oniFunctions and Variables for Rules and Patternsm,maxima.info-2conFunctions and Variables for Unitsarag,comaxima.info-3ontFunctions and Variables for minpackntribmaxima.info-3ntrIntroduction to Fourier seriesntmaxima.info-2desIntroduction to distrib_maxima.info-2ffeFunctions and Variables for to_poly_solvetpack5,maxima.info-3,fiVisualization with VTKctmaxima.info-3mpaFiles │ │ │ │ │ -maxima.info-1geoFunctions and Variables for TeX Output,imaxima.info-1pacFunctions and Variables for bodemaxima.info-2ra,Definitions for complex fractalsmaxima.info-3ispFunctions and Variables for financemead,maxima.info-3icaIntroduction to solve_recrthopolmaxima.info-3cs,Bessel Functionsmaxima.info-1lexIntroduction to Integrationon,somaxima.info-1solIntroduction to pslqtrinmaxima.info-3sorFunctions and Variables for itensorncodimaxima.info-2olvIntroduction to celineormaxima.info-2omeCombinatorial Functionssmaxima.info-1,teIntroduction for Runtime Environment │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Trigonometric Functions │ │ │ │ │ -maxima.info-1 │ │ │ │ │ -Introduction to lbfgs │ │ │ │ │ +Introduction to grobner │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to numericalio │ │ │ │ │ +Introduction to ODEPACK │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for Differential Equations │ │ │ │ │ +Introduction to Expressions │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Functions for numerical solution of equations │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Introduction to draw │ │ │ │ │ +Functions and Variables for descriptive statistics │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Garbage Collection │ │ │ │ │ +Introduction to algebraic extensions │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for interpol │ │ │ │ │ +maxima.info-3 │ │ │ │ │ +Functions and Variables for Runtime Environmentimaxima.info-2ma-Introduction to drawdflgmaxima.info-3chaIntroduction to atensoramaxima.info-2n,cIntroduction to wrstcsexmaxima.info-3colPackage quantum_computing,colnewmaxima.info-3x4,Plotting Formatsmaxima.info-1triPackage rduconx,maxima.info-3er,Functions and Variables for Matrices and Linear Algebracmaxima.info-2it,Introduction to Simplificationmpmaxima.info-1,coPossible improvements to contrib_odetionmaxima.info-2ib/Functions and Variables for contrib_ode/maxima.info-2ib/Introduction to operatingsystemgmaxima.info-3b/gGamma and Factorial Functionsst,maxima.info-1ntrNumbers │ │ │ │ │ +maxima.info-1b/lIntroduction to numerical solution of differential equationsmaMamaxima.info-1mccGentran Option Variablesmaxima.info-3es,Functions and Variables for Differentiationb/ranmaxima.info-145,Functions and Variables for QUADPACKstatmaxima.info-1pleFunctions and Variables for mnewtonunicomaxima.info-3b/uFunctions and Variables for Polynomialsomaxima.info-1tesFunctions and Variables for statsamics,emaxima.info-3k5,User defined operatorsfomaxima.info-1actIntroduction to Symmetries/lisp,maxima.info-2c,iFunctions and Variables for Seriesegratimaxima.info-2ackIntroduction to lsquaresmaxima.info-3ra,Exponential Integralsmatmaxima.info-1inpFunctions and Variables for linearalgebrar_mead,maxima.info-3icaFunctions and Variables for Special Functionscs,maxima.info-1ateSource Level Debuggingexmaxima.info-2ficFunctions and Variables for Groupsnd,stamaxima.info-2,syFunctions and Variables for ggftmaxima.info-3odiArrays │ │ │ │ │ +maxima.info-1nslIntroduction to simplextmaxima.info-3tilIntroduction to alt-displaysg,temaxima.info-2 │ │ │ │ │ +Lisp and Maxima │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Functions and Variables for Function Definition │ │ │ │ │ +Functions and Variables for Miscellaneous Options │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Introduction to Gentran │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Definitions for Peano maps │ │ │ │ │ -maxima.info-3 │ │ │ │ │ -Octets and Utilities for Cryptography │ │ │ │ │ +Functions and Variables for inference_result │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to cobyla │ │ │ │ │ +Interrupts │ │ │ │ │ maxima.info-2 │ │ │ │ │ -Introduction to graphs │ │ │ │ │ +Functions in pytranslatemaxima.info-3 │ │ │ │ │ +Functions and Variables for Elliptic Functions │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Relational operators │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Introduction to lapack │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for makeOrders │ │ │ │ │ +Introduction to Program Flow │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for plain-text input and output │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to Plottingmaxima.info-1 │ │ │ │ │ -Functions and Variables for zeilberger │ │ │ │ │ +Functions and Variables for Poisson series │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Introduction to hompack │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Functions and Variables for pictures │ │ │ │ │ +Plotting Optionsmaxima.info-1 │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Functions and Variables for Number Theory │ │ │ │ │ +maxima.info-2 │ │ │ │ │ +Definitions for Koch snowflakes │ │ │ │ │ maxima.info-3 │ │ │ │ │ -Introduction to operators │ │ │ │ │ -maxima.info-1uciThe dynamics package.0/dmaxima.info-3xi}Arithmetic operatorsducimaxima.info-1ma-Root, Exponential and Logarithmic Functions │ │ │ │ │ maxima.info-1 │ │ │ │ │ -Introduction to Sets │ │ │ │ │ -maxima.info-2 │ │ │ │ │ -Functions and Variables for Helpmaxima.info-10 │ │ │ │ │ -maxima.info-2athmaxima.info-30/dString Input and Output │ │ │ │ │ -maxima-5.47.0 │ │ │ │ │ +Combinatorial Functions │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Command Line'' │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Evaluation/d** │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Arithmetic operatorspath:: │ │ │ │ │ +maxima.info-1$$$Assignment operatorswxm}?? │ │ │ │ │ +maxima.info-1 │ │ │ │ │ +Functions and Variables for Command Line^^ │ │ │ │ │ +maxima.info-1uciArithmetic operators.0 │ │ │ │ │ +maxima.info-1athFunctions and Variables for Command Linemaxima-5.47.0 │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/.maxima/$$$.{mac,mc,wxm} │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/share/$$$.{mac,mc,wxm} │ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/$$$.{mac,mc,wxm} │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/.maxima/$$$.{o,lisp,lsp} │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/share/$$$.{o,lisp,lsp} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/$$$.{o,lisp,lsp} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/$$$.{o,lisp,lsp} │ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/share/$$.{usg,texi} │ │ │ │ │ -en_US:en/build/reproducible-path/maxima-5.47.0/doc/info/Functions and Variables for atensored_lamaxima.info-2a.iFunctions and Variables for fft maxima.info-1ILEFunctions and Variables for Expressions maxima.info-1iffFunctions for Numbers │ │ │ │ │ -maxima.info-1SETCharacterson to maxima.info-3a.iIntroduction to contrib_odesSETVmaxima.info-2 │ │ │ │ │ -/LDocumentation Vamaxima.info-1ombInequalityCOXETEmaxima.info-1 │ │ │ │ │ --Functions and Variables for Simplificationnd outmaxima.info-1a.iAssignment operatorsxpR-maxima.info-1ntaIntroduction to Elliptic Functions and Integralsmaxima.info-1ducIntroduction to Matrices and Linear Algebrand Vamaxima.info-2uanFunctions and Variables for Sums and Productsto maxima.info-2MFSFunctions and Variables for Program Flowmaxima.info-2OR Functions and Variables for lapacko-1 │ │ │ │ │ -maxima.info-3UOT │ │ │ │ │ +it_CH:it/build/reproducible-path/maxima-5.47.0/doc/info/maxima.info-1 VaFunctions and Variables for wrstcseima.imaxima.info-3ionIntroduction to interpolmaxima.info-3a.iFunctions and Variables for atensorutionmaxima.info-2ialFunctions and Variables for fftTmaxima.info-1to Functions and Variables for Expressionstmaxima.info-1a.iFunctions for Numbers Vamaxima.info-1ombCharactersCOXETEmaxima.info-3 │ │ │ │ │ +-Introduction to contrib_ode binamaxima.info-2outDocumentationa.imaxima.info-1ge Inequalityxima.imaxima.info-1ionFunctions and Variables for Simplificationo-2IONmaxima.info-1to Assignment operators3PL │ │ │ │ │ +maxima.info-1 VaIntroduction to Elliptic Functions and Integralsmaxima.info-1to Introduction to Matrices and Linear Algebran to maxima.info-2a.iFunctions and Variables for Sums and Products │ │ │ │ │ +maxima.info-2UOT │ │ │ │ │ Wh2h,h"I │ │ │ │ │ TO_LISP-IMPLdeclG20873K │ │ │ │ │ REST-ARGS20871doREST-ARG-20870 $NARGS-20869i %i $TO_LISP$READ_LISP_ARRAY$READ_LISP_ARRAY$OID_TO_OCTETSin$OID_TO_OCTETSnf$REGEX_COMPILEcosregexK │ │ │ │ │ $REGEX_COMPILE $AUTO_MEXPR AUTO_MEXPR-IMPL Implementation for $AUTO_MEXPR │ │ │ │ │ AUTO_MEXPR-IMPLeG20825K │ │ │ │ │ REST-ARGS20823thREST-ARG-20822maNARGS-20821oaded$AUTO_MEXPRe var$REGEX_SPLIT;; a$REGEX_SPLITs of$ORTHOPOLY_WEIGHTand val$ORTHOPOLY_WEIGHTume dat$COMP2ELEuctures$COMP2ELEric con$LU_FACTORh as $$LU_FACTORe │ │ │ │ │ ;;; $LRATSUBSTar. Alrats3K │ │ │ │ │ @@ -43278,15 +43120,15 @@ │ │ │ │ │ binary-gcl/rand-mt19937.o │ │ │ │ │ binary-gcl/mstuff.o │ │ │ │ │ binary-gcl/elim.o │ │ │ │ │ binary-gcl/nummod.o │ │ │ │ │ binary-gcl/nfloat.o │ │ │ │ │ binary-gcl/pois2.o │ │ │ │ │ binary-gcl/expintegral.obinary-gcl/hyp.obinary-gcl/maxmin.o │ │ │ │ │ -binary-gcl/polynomialp.oK │ │ │ │ │ +binary-gcl/polynomialp.o@. │ │ │ │ │ MAXIMA_LAYOUT_AUTOTOOLS │ │ │ │ │ MAXIMA-USERDIR-ENVL │ │ │ │ │ MAXIMA-USERDIR-ENVL │ │ │ │ │ MAXIMA_USERDIRK │ │ │ │ │ MAXIMA-DOCPREFIX-ENV │ │ │ │ │ MAXIMA-DOCPREFIX-ENV │ │ │ │ │ MAXIMA_DOC_PREFIXbL │ │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.data {} │ │ │ │ │ @@ -20869,20 +20869,20 @@ │ │ │ │ │ eoreq r2, r6, r9, lsl r0 │ │ │ │ │ │ │ │ │ │ Disassembly of section .data: │ │ │ │ │ │ │ │ │ │ 0028d000 <.data>: │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0xfffef2f4 │ │ │ │ │ + cdplt 2, 15, cr15, cr15, cr4, {7} │ │ │ │ │ ... │ │ │ │ │ eoreq r3, r5, #0 │ │ │ │ │ svclt 0x00ffecb8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - stmdacs r1, {r3, r8, sl, pc} │ │ │ │ │ + orrspl r3, ip, r3, asr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -20902,29 +20902,29 @@ │ │ │ │ │ rsbvc r6, sp, r4, ror r5 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strvs r9, [fp, -lr, lsr #14]! │ │ │ │ │ + strvs fp, [fp, -r7, asr #6]! │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq sl, r4, fp, lsr #19 │ │ │ │ │ + andeq ip, r2, r0, lsl pc │ │ │ │ │ ... │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ ... │ │ │ │ │ - smullmi r5, sl, r9, sp │ │ │ │ │ - sbcmi r5, sl, r8, ror sp │ │ │ │ │ + ldccc 6, cr12, [pc, #740]! @ 294a08 <__stack_chk_guard@@Base+0x7940> │ │ │ │ │ + ldccc 6, cr12, [pc, #608]! @ 294988 <__stack_chk_guard@@Base+0x78c0> │ │ │ │ │ ldrsbteq fp, [pc], #-48 │ │ │ │ │ rsbseq fp, pc, ip, lsl r4 @ │ │ │ │ │ - sbcmi r5, r8, fp, lsl #10 │ │ │ │ │ + ldccc 1, cr11, [sp, #588]! @ 0x24c │ │ │ │ │ andeq r0, r0, r6, ror r3 │ │ │ │ │ - svclt 0x00fff489 │ │ │ │ │ + cdplt 5, 15, cr14, cr15, cr9, {5} │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - strdmi r5, [r8], #0 │ │ │ │ │ + ldccc 13, cr10, [sp, #480]! @ 0x1e0 │ │ │ │ │ ... │ │ │ │ │ addseq r3, sl, r0, lsl #11 │ │ │ │ │ ... │ │ │ │ │ beq 182ce90 <__bss_end__@@Base+0x112f7e0> │ │ │ │ │ ldrbmi r1, [r1], #1422 @ 0x58e │ │ │ │ │ ldrtne r2, [r5], #2121 @ 0x849 │ │ │ │ │ cmnpl r2, r4, ror #8 │ │ │ │ │ @@ -21183,22 +21183,22 @@ │ │ │ │ │ ... │ │ │ │ │ andeq sl, r9, r1, rrx │ │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ │ addeq ip, r8, #24, 2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ eoreq r8, r7, ip, asr ip │ │ │ │ │ ... │ │ │ │ │ - sbcmi r8, r4, r0 │ │ │ │ │ + ldccc 0, cr15, [r9] │ │ │ │ │ @ instruction: 0x000014b4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - svclt 0x00ffe5d8 │ │ │ │ │ + mrclt 6, 7, sp, cr15, cr8, {7} │ │ │ │ │ ... │ │ │ │ │ rsbeq lr, pc, r0 │ │ │ │ │ eoreq r2, r5, #0 │ │ │ │ │ - andeq r1, r0, lr, asr lr │ │ │ │ │ + andeq r1, r0, r4, ror #25 │ │ │ │ │ strdeq r4, [r9], -r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ... │ │ │ │ │ adceq r1, r1, r8, ror #12 │ │ │ │ │ adceq sl, sl, r8, ror #8 │ │ │ │ │ @@ -21484,15 +21484,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r7, r0, r8, lsr ip │ │ │ │ │ addeq sl, r0, r0, asr #23 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ addeq r7, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdgt pc, [r0], -ip │ │ │ │ │ + svclt 0x0000eb1c │ │ │ │ │ subeq r3, sl, r8, lsl #20 │ │ │ │ │ ldrdeq r3, [r0], r0 │ │ │ │ │ addeq r2, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ │ addeq r6, r0, r0, lsr r1 │ │ │ │ │ @@ -21675,15 +21675,15 @@ │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ ... │ │ │ │ │ - andeq r0, r0, pc, asr r0 │ │ │ │ │ + andeq r0, r0, lr, asr r0 │ │ │ │ │ eoreq r3, r7, r4, lsl #1 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -22848,15 +22848,15 @@ │ │ │ │ │ @ instruction: 0x00805eb8 │ │ │ │ │ addeq r7, r0, r0, asr r8 │ │ │ │ │ addeq r4, r1, r8, lsr r3 │ │ │ │ │ addeq r7, r0, r8, asr pc │ │ │ │ │ addeq r3, r0, r8 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0xfffef806 │ │ │ │ │ - andeq fp, fp, lr, lsl #27 │ │ │ │ │ + muleq fp, r6, fp │ │ │ │ │ rsbscs r6, r3, sl, lsl #18 │ │ │ │ │ cdpvs 5, 6, cr6, cr9, cr2, {3} │ │ │ │ │ ldrbvs r2, [r2, #-103]! @ 0xffffff99 │ │ │ │ │ stmdbvs r6!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ cdpcs 5, 6, cr6, cr4, cr14, {3} │ │ │ │ │ bcc 166ff04 <__bss_end__@@Base+0xf72854> │ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ │ @@ -23816,15 +23816,15 @@ │ │ │ │ │ strbtvc r7, [r1], -r2, lsr #6 │ │ │ │ │ cmpvs pc, r5, ror #8 │ │ │ │ │ svcpl 0x0069736e │ │ │ │ │ rsbcs r6, ip, #-1677721599 @ 0x9c000001 │ │ │ │ │ andeq r2, sl, r9, lsr #18 │ │ │ │ │ ... │ │ │ │ │ svccc 0x00e00000 │ │ │ │ │ - addeq lr, r8, r8, asr #22 │ │ │ │ │ + addeq lr, r8, r0, asr fp │ │ │ │ │ addeq r5, r0, r8, lsl #25 │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ addeq r2, r0, r8, asr r0 │ │ │ │ │ ldrdeq r5, [r0], r8 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r7, r0, r0, asr #18 │ │ │ │ │ @@ -23857,22 +23857,22 @@ │ │ │ │ │ addeq r2, r0, r0, lsr #7 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sl, r0, r0, asr #28 │ │ │ │ │ umulleq r2, r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ - mcrge 12, 5, fp, cr2, cr14, {2} │ │ │ │ │ - cmpne ip, r9, ror #18 │ │ │ │ │ + blgt ff32bee0 <_edata@@Base+0xfd0d8ee0> │ │ │ │ │ + strbvc r0, [r4, #-2563] @ 0xfffff5fd │ │ │ │ │ rsbeq ip, pc, r4, lsl ip @ │ │ │ │ │ orreq fp, r1, ip, lsl #19 │ │ │ │ │ addeq lr, r0, ip, asr #32 │ │ │ │ │ - svclt 0x00fff318 │ │ │ │ │ + mrclt 4, 7, lr, cr15, cr8, {1} │ │ │ │ │ subseq lr, r2, r0, ror #31 │ │ │ │ │ - cmpcc r2, r0, ror #6 │ │ │ │ │ + cmpcc r2, r8, asr #25 │ │ │ │ │ ldrhteq sl, [r6], #44 @ 0x2c │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ ... │ │ │ │ │ ldrdeq r7, [r0], r0 │ │ │ │ │ addeq sl, r0, r0, lsr #22 │ │ │ │ │ addeq r2, r0, r8, lsr r7 │ │ │ │ │ addeq r2, r0, r0, ror r6 │ │ │ │ │ @@ -24021,15 +24021,15 @@ │ │ │ │ │ addeq r8, r0, r8, ror #3 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ addeq r8, r0, r0, lsl sp │ │ │ │ │ addeq ip, r0, r0, lsr r0 │ │ │ │ │ addeq r7, r0, r0, lsl #26 │ │ │ │ │ strdeq r4, [r1], r0 │ │ │ │ │ ldrdeq r7, [r0], r8 │ │ │ │ │ - strdeq pc, [fp], -sp │ │ │ │ │ + andeq r6, fp, r9, lsl #23 │ │ │ │ │ addeq r2, r0, r0, ror #14 │ │ │ │ │ addeq r7, r0, r0, ror #19 │ │ │ │ │ addeq r7, r0, r8, ror #23 │ │ │ │ │ addeq r5, r0, r8, lsr #31 │ │ │ │ │ addeq sl, r0, r0, lsl ip │ │ │ │ │ ... │ │ │ │ │ addeq r2, r0, r0, lsl #21 │ │ │ │ │ @@ -24055,43 +24055,43 @@ │ │ │ │ │ subeq ip, sl, ip, lsr r6 │ │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ │ subeq ip, sl, ip, asr #12 │ │ │ │ │ tsteq ip, r8, ror r6 │ │ │ │ │ subeq ip, sl, ip, asr #12 │ │ │ │ │ smlabbeq ip, r0, r6, r0 │ │ │ │ │ subeq ip, sl, ip, asr #12 │ │ │ │ │ - cmpeq r2, r8, lsl #24 │ │ │ │ │ + cmpeq r2, r0, ror #11 │ │ │ │ │ subeq ip, sl, r4, ror #12 │ │ │ │ │ - cmpeq r2, r8, ror #23 │ │ │ │ │ + ldrheq lr, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ subeq ip, sl, r4, ror r6 │ │ │ │ │ - ldrsbeq sp, [r2, #-176] @ 0xffffff50 │ │ │ │ │ + cmpeq r2, r0, ror r5 │ │ │ │ │ subeq ip, sl, r4, ror r6 │ │ │ │ │ - cmpeq r2, r0, ror r0 │ │ │ │ │ + cmpeq r2, r8, ror sl │ │ │ │ │ umaaleq ip, sl, r0, r6 │ │ │ │ │ - cmpeq r2, r8, lsr #30 │ │ │ │ │ + cmpeq r2, r0, ror #20 │ │ │ │ │ umaaleq ip, sl, ip, r6 │ │ │ │ │ - cmpeq r2, r0, ror #29 │ │ │ │ │ + cmpeq r2, r0, asr sl │ │ │ │ │ strheq ip, [sl], #-96 @ 0xffffffa0 │ │ │ │ │ - ldrsbeq lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ + cmpeq r2, r0, lsr #24 │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ - cmpeq r2, r8, asr #28 │ │ │ │ │ + cmpeq r2, r8, lsr #18 │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ - @ instruction: 0x0152dc90 │ │ │ │ │ + cmpeq r2, r8, asr r6 │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ ldrdeq ip, [sl], #-108 @ 0xffffff94 │ │ │ │ │ rsbeq pc, pc, r8, asr r4 @ │ │ │ │ │ subeq ip, sl, r8, asr #14 │ │ │ │ │ - @ instruction: 0x01537298 │ │ │ │ │ + cmpeq r3, r8, lsl #27 │ │ │ │ │ subeq ip, sl, r8, asr #14 │ │ │ │ │ addeq r6, r1, r8, ror #18 │ │ │ │ │ subeq ip, sl, r8, asr r7 │ │ │ │ │ addeq r3, r2, r8, lsr #23 │ │ │ │ │ subeq ip, sl, r8, asr r7 │ │ │ │ │ - tsteq ip, r8, asr r0 │ │ │ │ │ + tsteq ip, r0, lsl r1 │ │ │ │ │ subeq ip, sl, r8, asr #14 │ │ │ │ │ addseq r8, ip, r8, asr #31 │ │ │ │ │ subeq ip, sl, r8, asr #14 │ │ │ │ │ adceq pc, fp, r8, ror #13 │ │ │ │ │ subeq ip, sl, r4, ror r7 │ │ │ │ │ adceq r0, ip, r8, lsl #7 │ │ │ │ │ subeq ip, sl, r4, ror r7 │ │ │ │ │ @@ -24281,153 +24281,153 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, r0, r8, lsl #8 │ │ │ │ │ @ instruction: 0x008093b0 │ │ │ │ │ addeq r3, r1, r8, ror r8 │ │ │ │ │ - cmneq r4, r0, lsl #13 │ │ │ │ │ - cmneq r4, r0, lsl #13 │ │ │ │ │ + strheq r4, [r4, #-96]! @ 0xffffffa0 │ │ │ │ │ + strheq r4, [r4, #-96]! @ 0xffffffa0 │ │ │ │ │ addeq r0, r1, r8, lsl #15 │ │ │ │ │ - cmneq r4, r0, asr #11 │ │ │ │ │ + strdeq r4, [r4, #-80]! @ 0xffffffb0 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq r4, r8, lsr #11 │ │ │ │ │ + cmneq r4, r0, asr #11 │ │ │ │ │ adceq r1, ip, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r0, r8, lsr #30 │ │ │ │ │ ldrdeq r1, [ip], r0 @ │ │ │ │ │ - ldrsbeq ip, [r2, #-144] @ 0xffffff70 │ │ │ │ │ + cmpeq r2, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r0, r8, lsr #30 │ │ │ │ │ tsteq ip, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, lsr #16 │ │ │ │ │ - cmpeq r2, r8, lsl #24 │ │ │ │ │ - ldrsbeq ip, [r2, #-144] @ 0xffffff70 │ │ │ │ │ + cmpeq r2, r0, ror #11 │ │ │ │ │ + cmpeq r2, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr #24 │ │ │ │ │ - cmpeq r2, r8, asr #24 │ │ │ │ │ - ldrsbeq ip, [r2, #-144] @ 0xffffff70 │ │ │ │ │ + cmpeq r2, r8, lsl r6 │ │ │ │ │ + cmpeq r2, r0, lsr #12 │ │ │ │ │ + cmpeq r2, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror ip │ │ │ │ │ + cmpeq r2, r0, asr r6 │ │ │ │ │ cmpeq r7, r8 │ │ │ │ │ - ldrsheq sp, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - cmpeq r2, r0, lsl #26 │ │ │ │ │ - cmpeq r2, r0, ror r0 │ │ │ │ │ - ldrsbeq ip, [r2, #-144] @ 0xffffff70 │ │ │ │ │ + ldrsbeq lr, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ + ldrsbeq lr, [r2, #-104] @ 0xffffff98 │ │ │ │ │ + cmpeq r2, r8, ror sl │ │ │ │ │ + cmpeq r2, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq lr, [r2, #-16] │ │ │ │ │ - cmpeq r2, r0, lsl #4 │ │ │ │ │ + ldrsheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ + cmpeq r2, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq lr, [r2, #-16] │ │ │ │ │ - cmpeq r2, r8, rrx │ │ │ │ │ - cmpeq r2, r8, lsl #4 │ │ │ │ │ - cmpeq r2, r0, lsl #4 │ │ │ │ │ + ldrsheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ + cmpeq r2, r0, ror sl │ │ │ │ │ + cmpeq r2, r0, lsr fp │ │ │ │ │ + cmpeq r2, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr #4 │ │ │ │ │ + cmpeq r2, r0, asr fp │ │ │ │ │ cmpeq r7, r8, lsr #1 │ │ │ │ │ - ldrsbeq sp, [r2, #-232] @ 0xffffff18 │ │ │ │ │ - ldrsbeq lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ - cmpeq r2, r0, lsl #4 │ │ │ │ │ + cmpeq r2, r8, asr #20 │ │ │ │ │ + cmpeq r2, r0, lsr #24 │ │ │ │ │ + cmpeq r2, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr #4 │ │ │ │ │ - cmpeq r2, r0, ror lr │ │ │ │ │ + cmpeq r2, r0, asr fp │ │ │ │ │ + cmpeq r2, r0, asr r9 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ addeq r8, r0, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ addeq r8, r0, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r2, r5, #48, 10 @ 0xc000000 │ │ │ │ │ rsceq r4, r9, r8, asr #10 │ │ │ │ │ - @ instruction: 0x01537290 │ │ │ │ │ + cmpeq r3, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, fp, r8, lsr #14 │ │ │ │ │ - @ instruction: 0x01537290 │ │ │ │ │ + cmpeq r3, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, fp, r8, lsr #14 │ │ │ │ │ - @ instruction: 0x01537290 │ │ │ │ │ + cmpeq r3, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01537290 │ │ │ │ │ + cmpeq r3, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01537298 │ │ │ │ │ + cmpeq r3, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r6, r1, r8, ror #18 │ │ │ │ │ - eoreq r2, r5, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r2, r5, #80, 12 @ 0x5000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r7, [r3, #-8] │ │ │ │ │ + ldrsheq r7, [r3, #-184] @ 0xffffff48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r2, r5, #112, 8 @ 0x70000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8 │ │ │ │ │ subeq r9, r9, r0, lsr #16 │ │ │ │ │ subeq r9, r9, r8 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ - @ instruction: 0x01537098 │ │ │ │ │ + cmpeq r3, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01537098 │ │ │ │ │ - eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ + cmpeq r3, r8, asr #23 │ │ │ │ │ + eoreq r2, r5, #224 @ 0xe0 │ │ │ │ │ andle r0, r0, r1, lsl r0 │ │ │ │ │ - eoreq r2, r5, #176 @ 0xb0 │ │ │ │ │ + eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ andle r0, r0, r2, lsl r0 │ │ │ │ │ andle r0, r0, sl, lsr #32 │ │ │ │ │ addeq r3, r4, r8, lsl #21 │ │ │ │ │ - eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ + eoreq r2, r5, #224 @ 0xe0 │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ - eoreq r2, r5, #176 @ 0xb0 │ │ │ │ │ + eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ │ andle r0, r0, sl, lsr #32 │ │ │ │ │ addeq r3, r4, r8, lsl #21 │ │ │ │ │ - eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ + eoreq r2, r5, #224 @ 0xe0 │ │ │ │ │ andle r0, r0, r0, lsr #32 │ │ │ │ │ - eoreq r2, r5, #176 @ 0xb0 │ │ │ │ │ + eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ andle r0, r0, r1, lsr #32 │ │ │ │ │ andle r0, r0, sl, lsr #32 │ │ │ │ │ ldrdeq r3, [r4], r0 │ │ │ │ │ - eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ + eoreq r2, r5, #224 @ 0xe0 │ │ │ │ │ andle r0, r0, sl, lsr #32 │ │ │ │ │ - eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ + eoreq r2, r5, #224 @ 0xe0 │ │ │ │ │ adcseq r7, r4, r8, asr #19 │ │ │ │ │ addeq r3, r4, r8, asr #22 │ │ │ │ │ addeq r3, r4, r8, lsr #29 │ │ │ │ │ addeq r3, r4, r8, lsl #21 │ │ │ │ │ ldrshteq r4, [r4], r0 │ │ │ │ │ @ instruction: 0x00843ab8 │ │ │ │ │ addeq r3, r4, r8, lsl #21 │ │ │ │ │ adcseq r4, r4, r8, lsl #12 │ │ │ │ │ @ instruction: 0x00843ab8 │ │ │ │ │ addeq r3, r4, r8, lsl #21 │ │ │ │ │ adcseq r4, r4, r8, lsr r6 │ │ │ │ │ @ instruction: 0x00843ab8 │ │ │ │ │ addeq r3, r4, r8, lsl #21 │ │ │ │ │ - eoreq r2, r5, #32 │ │ │ │ │ + eoreq r2, r5, #56 @ 0x38 │ │ │ │ │ @ instruction: 0x00843ab8 │ │ │ │ │ addeq r3, r4, r8, lsl #21 │ │ │ │ │ ldrhteq r7, [r4], r0 │ │ │ │ │ @ instruction: 0x00843ab8 │ │ │ │ │ ldrdeq r3, [r4], r0 │ │ │ │ │ rsceq r4, r9, r8, asr #10 │ │ │ │ │ addeq r3, r4, r0, lsl #22 │ │ │ │ │ @@ -24921,15 +24921,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r7, r0, r8, lsl #15 │ │ │ │ │ addeq r7, r0, r0, ror #29 │ │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ cmnvs r8, pc, lsr #6 │ │ │ │ │ stcvs 5, cr6, [pc], #-456 @ 52cc88 <__stack_chk_guard@@Base+0x29fbc0> │ │ │ │ │ stclvs 3, cr6, [r1], #-444 @ 0xfffffe44 │ │ │ │ │ - cdpvs 15, 6, cr2, cr5, cr5, {3} │ │ │ │ │ + strbtvc r2, [r9], #-3941 @ 0xfffff09b │ │ │ │ │ svcpl 0x00434c2f │ │ │ │ │ cmppl r3, #322961408 @ 0x13400000 │ │ │ │ │ movtpl r4, #22337 @ 0x5741 │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ stcvs 15, cr6, [r0, #-436] @ 0xfffffe4c │ │ │ │ │ svcvs 0x006d2e61 │ │ │ │ │ @@ -24946,15 +24946,15 @@ │ │ │ │ │ addeq r3, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ │ svccc 0x00a99999 │ │ │ │ │ addeq pc, r0, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sl, r0, r8, lsl #30 │ │ │ │ │ - strdeq pc, [fp], -pc @ │ │ │ │ │ + andeq r6, fp, fp, lsl #9 │ │ │ │ │ ... │ │ │ │ │ addeq sl, r0, r8, asr r0 │ │ │ │ │ ldrdeq sl, [r0], r0 │ │ │ │ │ addeq ip, r0, r0, lsr #12 │ │ │ │ │ strdeq sl, [r0], r0 │ │ │ │ │ addeq r7, r0, r8, lsl #25 │ │ │ │ │ addeq sl, r0, r0, lsr #2 │ │ │ │ │ @@ -24977,21 +24977,21 @@ │ │ │ │ │ addeq sl, r0, r8, asr #22 │ │ │ │ │ rsbeq pc, pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sp, [pc, #-32] @ 52eebc <__stack_chk_guard@@Base+0x2a1df4> │ │ │ │ │ - andle r0, r0, r7, asr r4 │ │ │ │ │ + andle r0, r0, lr, lsr #17 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ andle r0, r0, ip, ror r0 │ │ │ │ │ - andle r0, r0, r3 │ │ │ │ │ - andle r0, r0, r6, lsr r1 │ │ │ │ │ + andle r0, r0, r4 │ │ │ │ │ + andle r0, r0, r7, lsr r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - svcgt 0x00ff5740 │ │ │ │ │ + andle ip, r0, r0, ror #9 │ │ │ │ │ ldrhteq r3, [r4], r0 │ │ │ │ │ ... │ │ │ │ │ addeq sl, r0, r0, lsr pc │ │ │ │ │ addeq r2, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sl, r0, r0, lsl #26 │ │ │ │ │ umulleq r3, r0, r8, fp │ │ │ │ │ @@ -25079,48 +25079,48 @@ │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ addeq r7, r0, r0, ror #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, r0, r0, ror #24 │ │ │ │ │ addeq r3, r0, r0, lsr #2 │ │ │ │ │ addeq r5, r0, r0, lsr #7 │ │ │ │ │ addeq r7, r0, r0, asr #8 │ │ │ │ │ - mcrge 1, 5, fp, cr2, cr14, {2} │ │ │ │ │ - ldrhne sl, [r5, #-157] @ 0xffffff63 │ │ │ │ │ + blgt ff3bf5a8 <_edata@@Base+0xfd16c5a8> │ │ │ │ │ + strbvc r2, [sp, #-2775] @ 0xfffff529 │ │ │ │ │ ldrheq pc, [r2], #-240 @ 0xffffff10 @ │ │ │ │ │ subseq r0, r3, r0, asr r1 │ │ │ │ │ addeq r3, r0, r8 │ │ │ │ │ addeq r9, r0, r0, asr r3 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r3, sl, r0, lsl r9 │ │ │ │ │ ... │ │ │ │ │ strdeq ip, [sl], #-88 @ 0xffffffa8 │ │ │ │ │ rsbeq r7, pc, r0, lsr #4 │ │ │ │ │ addeq r9, r0, r0, asr r3 │ │ │ │ │ subeq r3, sl, r8, ror r9 │ │ │ │ │ ... │ │ │ │ │ - mcrge 7, 5, fp, cr2, cr14, {4} │ │ │ │ │ - ldrhne sl, [r5, #-157] @ 0xffffff63 │ │ │ │ │ + blgt ff3ba248 <_edata@@Base+0xfd167248> │ │ │ │ │ + strbvc r2, [sp, #-2775] @ 0xfffff529 │ │ │ │ │ subseq r0, r3, r0, asr r1 │ │ │ │ │ ldrsheq r0, [r3], #-32 @ 0xffffffe0 │ │ │ │ │ cmpeq r4, r8, lsl r4 │ │ │ │ │ - adceq r1, ip, r0, lsl #30 │ │ │ │ │ + ldrdeq r1, [ip], r8 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr r6 │ │ │ │ │ rsbeq r7, pc, r0, lsr r2 @ │ │ │ │ │ - adceq r1, ip, r0, lsl #30 │ │ │ │ │ + ldrdeq r1, [ip], r8 @ │ │ │ │ │ subeq r3, sl, r8, lsl #19 │ │ │ │ │ ... │ │ │ │ │ - mcrge 6, 5, fp, cr2, cr6, {7} │ │ │ │ │ - ldrshne r9, [sl, #-175] @ 0xffffff51 │ │ │ │ │ + blgt ff3b9888 <_edata@@Base+0xfd166888> │ │ │ │ │ + strbvc r1, [r2, #-2453] @ 0xfffff66b │ │ │ │ │ ldrsheq r0, [r3], #-32 @ 0xffffffe0 │ │ │ │ │ @ instruction: 0x00530490 │ │ │ │ │ tsteq ip, r8, ror r6 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ @@ -25128,193 +25128,193 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, asr #12 │ │ │ │ │ rsbeq r7, pc, r0, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umaaleq r3, sl, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - vfmsge.f16 s22, s4, s28 @ │ │ │ │ │ - ldrsbne r9, [sl, #-153] @ 0xffffff67 │ │ │ │ │ + blgt ff3b9a48 <_edata@@Base+0xfd166a48> │ │ │ │ │ + strbvc r1, [r2, #-2739] @ 0xfffff54d │ │ │ │ │ @ instruction: 0x00530490 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ subseq r0, r3, r0, lsr r6 │ │ │ │ │ subeq ip, sl, ip, asr r6 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, asr #12 │ │ │ │ │ rsbeq r7, pc, r0, lsr r2 @ │ │ │ │ │ cmpeq r4, r8, lsr #16 │ │ │ │ │ subeq r3, sl, r0, lsr #19 │ │ │ │ │ ... │ │ │ │ │ - cdpge 8, 10, cr11, cr2, cr14, {1} │ │ │ │ │ - cmpne r5, pc, lsr #23 │ │ │ │ │ + blgt ff3b9e68 <_edata@@Base+0xfd166e68> │ │ │ │ │ + strbvc sp, [sp, #-2245] @ 0xfffff73b │ │ │ │ │ subseq r0, r3, r0, lsr r6 │ │ │ │ │ - cmpeq r2, r0, lsr #24 │ │ │ │ │ + ldrsheq lr, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ ldrsbeq r0, [r3], #-112 @ 0xffffff90 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, ror #12 │ │ │ │ │ rsbeq r7, pc, r0, lsr r2 @ │ │ │ │ │ - cmpeq r2, r0, lsr #24 │ │ │ │ │ + ldrsheq lr, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ subeq r3, sl, r8, lsr #19 │ │ │ │ │ ... │ │ │ │ │ - mcrge 8, 5, fp, cr2, cr6, {5} │ │ │ │ │ - ldrsbne r9, [sl, #-27] @ 0xffffffe5 │ │ │ │ │ + blgt ff3bb268 <_edata@@Base+0xfd168268> │ │ │ │ │ + strbvc r1, [r2, #-689] @ 0xfffffd4f │ │ │ │ │ ldrsbeq r0, [r3], #-112 @ 0xffffff90 │ │ │ │ │ subseq r0, r3, r0, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ - cmpeq r2, r8, asr #24 │ │ │ │ │ + cmpeq r2, r0, lsr #12 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, ror r6 │ │ │ │ │ rsbeq r7, pc, r0, lsr r2 @ │ │ │ │ │ - cmpeq r2, r8, asr #24 │ │ │ │ │ + cmpeq r2, r0, lsr #12 │ │ │ │ │ strheq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ - vfmage.f64 d11, d18, d22 │ │ │ │ │ - cmpne r5, pc, lsr #23 │ │ │ │ │ + blgt ff3bb7c8 <_edata@@Base+0xfd1687c8> │ │ │ │ │ + strbvc sp, [sp, #-2245] @ 0xfffff73b │ │ │ │ │ subseq r0, r3, r0, ror r9 │ │ │ │ │ - ldrheq lr, [r2, #-16] │ │ │ │ │ + ldrheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ subseq r0, r3, r0, lsl fp │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ umaaleq ip, sl, r0, r6 │ │ │ │ │ rsbeq r7, pc, r0, lsr r2 @ │ │ │ │ │ - ldrheq lr, [r2, #-16] │ │ │ │ │ + ldrheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ subeq r3, sl, r0, asr #19 │ │ │ │ │ ... │ │ │ │ │ - vfmsge.f32 s22, s5, s29 │ │ │ │ │ - ldrsbne r9, [sl, #-27] @ 0xffffffe5 │ │ │ │ │ + blgt ff3bb048 <_edata@@Base+0xfd168048> │ │ │ │ │ + strbvc r1, [r2, #-689] @ 0xfffffd4f │ │ │ │ │ subseq r0, r3, r0, lsl fp │ │ │ │ │ ldrheq r0, [r3], #-192 @ 0xffffff40 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ - cmpeq r2, r8, lsl #4 │ │ │ │ │ + cmpeq r2, r0, lsr fp │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ strheq ip, [sl], #-96 @ 0xffffffa0 │ │ │ │ │ rsbeq r7, pc, r8, lsr r2 @ │ │ │ │ │ - cmpeq r2, r8, lsl #4 │ │ │ │ │ + cmpeq r2, r0, lsr fp │ │ │ │ │ ldrdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ - mcrge 12, 5, fp, cr2, cr6, {7} │ │ │ │ │ - @ instruction: 0x11ad9be5 │ │ │ │ │ + blgt ff3bca48 <_edata@@Base+0xfd169a48> │ │ │ │ │ + ldrvc r1, [r5, #2191]! @ 0x88f │ │ │ │ │ ldrheq r0, [r3], #-192 @ 0xffffff40 │ │ │ │ │ subseq r0, r3, r0, asr lr │ │ │ │ │ subeq ip, sl, r4, ror #13 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ rsbeq r7, pc, r8, asr #4 │ │ │ │ │ rscseq r9, sl, r8, asr #27 │ │ │ │ │ strdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ - mcrge 12, 5, fp, cr2, cr6, {7} │ │ │ │ │ - @ instruction: 0x11ad98b5 │ │ │ │ │ + blgt ff3bcbe8 <_edata@@Base+0xfd169be8> │ │ │ │ │ + ldrvc r1, [r5, #3039]! @ 0xbdf │ │ │ │ │ subseq r0, r3, r0, asr lr │ │ │ │ │ ldrsheq r0, [r3], #-240 @ 0xffffff10 │ │ │ │ │ subeq ip, sl, r4, ror #13 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ rsbeq r7, pc, r8, asr #4 │ │ │ │ │ addeq r8, r1, r0, ror #16 │ │ │ │ │ strdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ - mcrge 12, 5, fp, cr2, cr6, {7} │ │ │ │ │ - @ instruction: 0x11ad9837 │ │ │ │ │ + blgt ff3bcd88 <_edata@@Base+0xfd169d88> │ │ │ │ │ + ldrvc r1, [r5, #2909]! @ 0xb5d │ │ │ │ │ ldrsheq r0, [r3], #-240 @ 0xffffff10 │ │ │ │ │ @ instruction: 0x00531190 │ │ │ │ │ subeq ip, sl, r4, ror #13 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ rsbeq r7, pc, r8, asr #4 │ │ │ │ │ sbcseq r2, r4, r0, lsr pc │ │ │ │ │ strdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ - cdpge 15, 10, cr11, cr2, cr6, {2} │ │ │ │ │ - @ instruction: 0x11ac52b1 │ │ │ │ │ + blgt ff3bcf68 <_edata@@Base+0xfd169f68> │ │ │ │ │ + ldrvc sp, [r4, #475]! @ 0x1db │ │ │ │ │ @ instruction: 0x00531190 │ │ │ │ │ subseq r1, r3, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rscseq sl, r9, r0, lsr #27 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ rsbeq r7, pc, r8, asr #4 │ │ │ │ │ rscseq sl, r9, r0, lsr pc │ │ │ │ │ strdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ - cdpge 15, 10, cr11, cr2, cr6, {2} │ │ │ │ │ - @ instruction: 0x11ac538d │ │ │ │ │ + blgt ff3bd108 <_edata@@Base+0xfd16a108> │ │ │ │ │ + ldrvc sp, [r4, #231]! @ 0xe7 │ │ │ │ │ subseq r1, r3, r0, lsr r3 │ │ │ │ │ ldrsbeq r1, [r3], #-64 @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rscseq sl, r9, r0, lsr #27 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ rsbeq r7, pc, r8, asr #4 │ │ │ │ │ rscseq sl, r9, r0, lsl #31 │ │ │ │ │ strdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ - mcrge 14, 5, fp, cr2, cr14, {0} │ │ │ │ │ - ldrhne lr, [r9, #-243] @ 0xffffff0d │ │ │ │ │ + blgt ff3bc7c8 <_edata@@Base+0xfd1697c8> │ │ │ │ │ + strbvc r6, [r1, #-3289] @ 0xfffff327 │ │ │ │ │ ldrsbeq r1, [r3], #-64 @ 0xffffffc0 │ │ │ │ │ subseq r1, r3, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq ip, sl, ip, lsl #14 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ - cmpeq r3, r8, lsl lr │ │ │ │ │ + cmpeq r3, r8, asr r9 │ │ │ │ │ addeq r5, r2, r8, asr r0 │ │ │ │ │ - eoreq r2, r5, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r2, r5, #72, 10 @ 0x12000000 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ rsbeq r7, pc, r8, asr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cdpge 5, 10, cr10, cr2, cr14, {1} │ │ │ │ │ - cmpne lr, r7, lsl r0 │ │ │ │ │ + blgt ff3b5aa8 <_edata@@Base+0xfd162aa8> │ │ │ │ │ + strbvc r1, [r6, #-893] @ 0xfffffc83 │ │ │ │ │ subseq r1, r3, r0, ror r6 │ │ │ │ │ subseq r1, r3, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ umaaleq ip, sl, r0, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, sl, r8, ror #10 │ │ │ │ │ @@ -25322,16 +25322,16 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #13 │ │ │ │ │ rsbeq r7, pc, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [sl], #-144 @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x00798c29 │ │ │ │ │ - addge fp, r1, r0, lsl #4 │ │ │ │ │ + ssatcc r4, #29, r4, lsl #12 │ │ │ │ │ + stmdahi r4, {r0, r2, r3, r6, r9, sl, fp, lr}^ │ │ │ │ │ subseq r1, r3, r0, lsl r8 │ │ │ │ │ ldrheq r1, [r3], #-144 @ 0xffffff70 │ │ │ │ │ ldrdeq pc, [fp], r0 @ │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ @@ -25339,48 +25339,48 @@ │ │ │ │ │ ... │ │ │ │ │ strdeq ip, [sl], #-120 @ 0xffffff88 │ │ │ │ │ rsbeq r7, pc, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r3, sl, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x00798399 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + ldrtcc r4, [ip], r4, asr #4 │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ ldrheq r1, [r3], #-144 @ 0xffffff70 │ │ │ │ │ subseq r1, r3, r0, asr fp │ │ │ │ │ adcseq r7, r3, r0, lsl #11 │ │ │ │ │ tsteq r6, r0, asr #6 │ │ │ │ │ subeq ip, sl, r4, lsr #16 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subseq lr, r2, r0, asr #29 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr #16 │ │ │ │ │ rsbeq r7, pc, r8, asr #5 │ │ │ │ │ tsteq r6, r0, asr #6 │ │ │ │ │ strheq r3, [sl], #-168 @ 0xffffff58 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x007984d1 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + ldrtcc r4, [ip], ip, lsl #30 │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ subseq r1, r3, r0, asr fp │ │ │ │ │ ldrsheq r1, [r3], #-192 @ 0xffffff40 │ │ │ │ │ ldrhteq r5, [r3], r8 │ │ │ │ │ cmpeq pc, r8, asr #21 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ umlaleq r5, r9, r0, r8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r0, ror #16 │ │ │ │ │ rsbeq r7, pc, r8, asr #5 │ │ │ │ │ cmpeq pc, r8, asr #21 │ │ │ │ │ subeq r3, sl, r0, ror #21 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079bf09 │ │ │ │ │ - addge ip, r2, ip, asr #14 │ │ │ │ │ + @ instruction: 0x36bc51f4 │ │ │ │ │ + stmdahi r7, {r0, r8, r9, fp, ip, sp}^ │ │ │ │ │ ldrsheq r1, [r3], #-192 @ 0xffffff40 │ │ │ │ │ @ instruction: 0x00531e90 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ @ instruction: 0x011b8398 │ │ │ │ │ subeq ip, sl, r8, lsl #17 │ │ │ │ │ @@ -25388,80 +25388,80 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr r8 │ │ │ │ │ strdeq r7, [pc], #-32 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [sl], #-168 @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x0079be59 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ldrtcc r5, [ip], r4, lsl #1 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ @ instruction: 0x00531e90 │ │ │ │ │ subseq r2, r3, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ cmpeq pc, r8, lsl r9 @ │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #17 │ │ │ │ │ strdeq r7, [pc], #-32 @ │ │ │ │ │ cmpeq pc, r8, lsl r9 @ │ │ │ │ │ subeq r3, sl, r0, lsl #22 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079b121 │ │ │ │ │ - orrge r8, lr, r2, asr #2 │ │ │ │ │ + ssatcc r5, #29, ip, lsl #6 │ │ │ │ │ + stmdbhi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ subseq r2, r3, r0, lsr r0 │ │ │ │ │ ldrsbeq r2, [r3], #-16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ sbceq r9, r3, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ addeq r2, r0, r0, asr #3 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, asr #17 │ │ │ │ │ rsbeq r7, pc, r0, lsl r3 @ │ │ │ │ │ cmpeq pc, r0, lsl r2 @ │ │ │ │ │ subeq r3, sl, r8, lsl #22 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079b3a9 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ssatcc r5, #29, r4, lsl #27 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ ldrsbeq r2, [r3], #-16 │ │ │ │ │ subseq r2, r3, r0, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ cmpeq lr, r8, asr #11 @ │ │ │ │ │ subeq ip, sl, ip, lsr #18 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r0, lsr r9 │ │ │ │ │ strdeq r7, [pc], #-32 @ │ │ │ │ │ cmpeq lr, r8, asr #11 @ │ │ │ │ │ subeq r3, sl, r0, lsr #22 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079b2b1 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ldrtcc r5, [ip], ip, ror #26 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ subseq r2, r3, r0, ror r3 │ │ │ │ │ subseq r2, r3, r0, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ cmpeq lr, r0, asr #13 @ │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r0, asr r9 │ │ │ │ │ strdeq r7, [pc], #-32 @ │ │ │ │ │ cmpeq lr, r0, asr #13 @ │ │ │ │ │ subeq r3, sl, r0, lsr fp │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079b519 │ │ │ │ │ - addge r5, r0, r2, lsr #9 │ │ │ │ │ + ldrtcc r5, [ip], r4, asr #31 │ │ │ │ │ + stmdahi r5, {r0, r1, r2, r3, r5, r6, r7, fp, sp, pc}^ │ │ │ │ │ subseq r2, r3, r0, lsl r5 │ │ │ │ │ ldrheq r2, [r3], #-96 @ 0xffffffa0 │ │ │ │ │ subeq ip, sl, r0, ror r9 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ ldrdeq lr, [r0], r8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ @@ -25469,16 +25469,16 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r0, asr r9 │ │ │ │ │ strdeq r7, [pc], #-32 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r3, sl, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x0079ac29 │ │ │ │ │ - addge ip, r2, ip, asr #14 │ │ │ │ │ + ssatcc r2, #29, r4, lsl #12 │ │ │ │ │ + stmdahi r7, {r0, r8, r9, fp, ip, sp}^ │ │ │ │ │ ldrheq r2, [r3], #-96 @ 0xffffffa0 │ │ │ │ │ subseq r2, r3, r0, asr r8 │ │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r3, r5, r8, rrx │ │ │ │ │ subeq ip, sl, ip, lsl #18 │ │ │ │ │ @@ -25486,32 +25486,32 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r0, asr #17 │ │ │ │ │ strdeq r7, [pc], #-40 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r3, sl, r0, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x0079b1d9 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + ldrtcc r5, [ip], r4 │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ subseq r2, r3, r0, asr r8 │ │ │ │ │ ldrsheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ │ umlalseq pc, r2, r0, r9 @ │ │ │ │ │ ldrshteq r8, [r8], r8 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ adceq r6, r3, r8, ror #19 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr #20 │ │ │ │ │ rsbeq r7, pc, r8, asr #5 │ │ │ │ │ ldrshteq r8, [r8], r8 │ │ │ │ │ subeq r3, sl, r8, ror fp │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079b201 │ │ │ │ │ - addge r5, r0, r2, lsr #9 │ │ │ │ │ + @ instruction: 0x36bc5cfc │ │ │ │ │ + stmdahi r5, {r0, r1, r2, r3, r5, r6, r7, fp, sp, pc}^ │ │ │ │ │ ldrsheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ │ @ instruction: 0x00532b90 │ │ │ │ │ umaaleq ip, sl, r0, sl │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ umaaleq ip, sl, r8, sl │ │ │ │ │ adcseq r9, r8, r0, ror #28 │ │ │ │ │ @@ -25519,32 +25519,32 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr sl │ │ │ │ │ rsbeq r7, pc, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umaaleq r3, sl, r0, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x0079b3a9 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ssatcc r5, #29, r4, lsl #27 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ @ instruction: 0x00532b90 │ │ │ │ │ subseq r2, r3, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ adcseq r9, r8, r8, lsr r5 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, lsr fp │ │ │ │ │ rsbeq r7, pc, r8, asr #5 │ │ │ │ │ adcseq r9, r8, r8, lsr r5 │ │ │ │ │ umaaleq r3, sl, r8, fp │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079b439 │ │ │ │ │ - addge r5, r0, r2, lsr #9 │ │ │ │ │ + ldrtcc r5, [ip], r4, ror #29 │ │ │ │ │ + stmdahi r5, {r0, r1, r2, r3, r5, r6, r7, fp, sp, pc}^ │ │ │ │ │ subseq r2, r3, r0, lsr sp │ │ │ │ │ ldrsbeq r2, [r3], #-224 @ 0xffffff20 │ │ │ │ │ subeq ip, sl, r8, ror fp │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq ip, sl, r0, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -25552,32 +25552,32 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, asr #22 │ │ │ │ │ ldrdeq r7, [pc], #-32 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x0079a841 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + @ instruction: 0x36bc5abc │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ ldrsbeq r2, [r3], #-224 @ 0xffffff20 │ │ │ │ │ subseq r3, r3, r0, ror r0 │ │ │ │ │ umlalseq pc, r2, r0, r9 @ │ │ │ │ │ adcseq r2, r7, r0, lsr sl │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ adceq r6, r3, r8, ror #19 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr #24 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq r2, r7, r0, lsr sl │ │ │ │ │ strheq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079ac89 │ │ │ │ │ - addge r5, r0, r2, lsr #9 │ │ │ │ │ + @ instruction: 0x36bc2774 │ │ │ │ │ + stmdahi r5, {r0, r1, r2, r3, r5, r6, r7, fp, sp, pc}^ │ │ │ │ │ subseq r3, r3, r0, ror r0 │ │ │ │ │ subseq r3, r3, r0, lsl r2 │ │ │ │ │ umaaleq ip, sl, r0, ip │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ umaaleq ip, sl, r8, ip │ │ │ │ │ adcseq r3, r7, r8, lsr #32 │ │ │ │ │ @@ -25585,32 +25585,32 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr ip │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r3, [sl], #-176 @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x0079add1 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ldrtcc r2, [ip], ip, lsl #8 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ subseq r3, r3, r0, lsl r2 │ │ │ │ │ ldrheq r3, [r3], #-48 @ 0xffffffd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ adcseq r2, r7, r8, ror sp │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, lsr sp │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq r2, r7, r8, ror sp │ │ │ │ │ ldrdeq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079aea1 │ │ │ │ │ - addge r5, r0, r2, lsr #9 │ │ │ │ │ + ssatcc r2, #29, ip, lsl #1 │ │ │ │ │ + stmdahi r5, {r0, r1, r2, r3, r5, r6, r7, fp, sp, pc}^ │ │ │ │ │ ldrheq r3, [r3], #-48 @ 0xffffffd0 │ │ │ │ │ subseq r3, r3, r0, asr r5 │ │ │ │ │ subeq ip, sl, r8, ror sp │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq ip, sl, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -25618,224 +25618,224 @@ │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, asr #26 │ │ │ │ │ strhteq r7, [pc], #-32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svcne 0x0079a899 │ │ │ │ │ - addge r6, lr, r0, asr #12 │ │ │ │ │ + ldrtcc r5, [ip], r4, asr #22 │ │ │ │ │ + stmdahi fp, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ │ subseq r3, r3, r0, asr r5 │ │ │ │ │ ldrsheq r3, [r3], #-96 @ 0xffffffa0 │ │ │ │ │ adcseq r0, r8, r8, ror #16 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, ror #23 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq r0, r8, r8, ror #16 │ │ │ │ │ subeq r3, sl, r8, lsr #23 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079a841 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + @ instruction: 0x36bc5abc │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ ldrsheq r3, [r3], #-96 @ 0xffffffa0 │ │ │ │ │ @ instruction: 0x00533890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ adcseq r0, r8, r8, asr #17 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ strdeq ip, [sl], #-184 @ 0xffffff48 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq r0, r8, r8, asr #17 │ │ │ │ │ subeq r3, sl, r8, lsr #23 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079ab69 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + ssatcc r2, #29, r4, asr #11 │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ @ instruction: 0x00533890 │ │ │ │ │ subseq r3, r3, r0, lsr sl │ │ │ │ │ adcseq r5, r3, r0, ror fp │ │ │ │ │ adcseq lr, r7, r0, ror r7 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ adcseq r8, r7, r0, lsl #8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsl #24 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq lr, r7, r0, ror r7 │ │ │ │ │ strheq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079aa31 │ │ │ │ │ - addge r6, lr, r0, asr #12 │ │ │ │ │ + ldrtcc r2, [ip], ip, ror #9 │ │ │ │ │ + stmdahi fp, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ │ subseq r3, r3, r0, lsr sl │ │ │ │ │ ldrsbeq r3, [r3], #-176 @ 0xffffff50 │ │ │ │ │ adcseq lr, r7, r0, lsl #16 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, ip, lsr #24 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq lr, r7, r0, lsl #16 │ │ │ │ │ subeq r3, sl, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079adf9 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ldrtcc r2, [ip], r4, lsr #8 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ ldrsbeq r3, [r3], #-176 @ 0xffffff50 │ │ │ │ │ subseq r3, r3, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ ldrsbteq pc, [r7], r8 @ │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r0, asr #24 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ ldrsbteq pc, [r7], r8 @ │ │ │ │ │ subeq r3, sl, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079ac81 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + @ instruction: 0x36bc277c │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ subseq r3, r3, r0, ror sp │ │ │ │ │ subseq r3, r3, r0, lsl pc │ │ │ │ │ adcseq r5, r3, r0, ror fp │ │ │ │ │ adcseq lr, r7, r8, ror #16 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ adcseq r8, r7, r0, lsl #8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, asr ip │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq lr, r7, r8, ror #16 │ │ │ │ │ ldrdeq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079afa9 │ │ │ │ │ - addge r6, lr, r0, asr #12 │ │ │ │ │ + ssatcc r2, #29, r4, lsl #3 │ │ │ │ │ + stmdahi fp, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ │ subseq r3, r3, r0, lsl pc │ │ │ │ │ ldrheq r4, [r3], #-0 │ │ │ │ │ ldrshteq lr, [r7], r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, ror ip │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ ldrshteq lr, [r7], r8 │ │ │ │ │ subeq r3, sl, r8, ror #23 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079af11 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ldrtcc r2, [ip], ip, asr #3 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ ldrheq r4, [r3], #-0 │ │ │ │ │ subseq r4, r3, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ adcseq pc, r7, r8, asr #1 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r8, lsl #25 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq pc, r7, r8, asr #1 │ │ │ │ │ subeq r3, sl, r8, ror #23 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079ae39 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + ldrtcc r2, [ip], r4, ror #1 │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ subseq r4, r3, r0, asr r2 │ │ │ │ │ ldrsheq r4, [r3], #-48 @ 0xffffffd0 │ │ │ │ │ adcseq r5, r3, r0, ror fp │ │ │ │ │ adcseq pc, r7, r8, ror #1 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ adcseq r8, r7, r0, lsl #8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ umaaleq ip, sl, ip, ip │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq pc, r7, r8, ror #1 │ │ │ │ │ strdeq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079a0c1 │ │ │ │ │ - addge r6, lr, r0, asr #12 │ │ │ │ │ + @ instruction: 0x36bc233c │ │ │ │ │ + stmdahi fp, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ │ ldrsheq r4, [r3], #-48 @ 0xffffffd0 │ │ │ │ │ @ instruction: 0x00534590 │ │ │ │ │ adcseq pc, r7, r8, ror r1 @ │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ strheq ip, [sl], #-204 @ 0xffffff34 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq pc, r7, r8, ror r1 @ │ │ │ │ │ subeq r3, sl, r8, lsl #24 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079a089 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + @ instruction: 0x36bc2374 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ @ instruction: 0x00534590 │ │ │ │ │ subseq r4, r3, r0, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ adcseq pc, r7, r0, ror #3 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ ldrdeq ip, [sl], #-192 @ 0xffffff40 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq pc, r7, r0, ror #3 │ │ │ │ │ subeq r3, sl, r8, lsl #24 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079a351 │ │ │ │ │ - addge r8, lr, r2, asr #2 │ │ │ │ │ + ldrtcc r2, [ip], ip, lsl #27 │ │ │ │ │ + stmdahi fp, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ subseq r4, r3, r0, lsr r7 │ │ │ │ │ ldrsbeq r4, [r3], #-128 @ 0xffffff80 │ │ │ │ │ adcseq r5, r3, r0, ror fp │ │ │ │ │ adcseq lr, r7, r0, lsl #24 │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ adcseq r8, r7, r0, lsl #8 │ │ │ │ │ subeq r7, r9, ip, asr r1 │ │ │ │ │ subeq r3, sl, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, ror #25 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ adcseq lr, r7, r0, lsl #24 │ │ │ │ │ subeq r3, sl, r8, lsl ip │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079a279 │ │ │ │ │ - addge r6, lr, r0, asr #12 │ │ │ │ │ + ldrtcc r2, [ip], r4, lsr #25 │ │ │ │ │ + stmdahi fp, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ │ ldrsbeq r4, [r3], #-128 @ 0xffffff80 │ │ │ │ │ subseq r4, r3, r0, ror sl │ │ │ │ │ umlalseq lr, r7, r0, ip │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ subeq r6, r9, r8, asr #11 │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ eoreq r8, r7, r8, lsr #20 │ │ │ │ │ ... │ │ │ │ │ subeq ip, sl, r4, lsl #26 │ │ │ │ │ rsbeq r7, pc, r8, lsr #5 │ │ │ │ │ umlalseq lr, r7, r0, ip │ │ │ │ │ subeq r3, sl, r8, lsr #24 │ │ │ │ │ ... │ │ │ │ │ - svcne 0x0079a221 │ │ │ │ │ - addge fp, r1, r4, lsr #18 │ │ │ │ │ + ssatcc r2, #29, ip, lsl #24 │ │ │ │ │ + stmdahi r4, {r0, r3, r5, r6, r8, sl, lr}^ │ │ │ │ │ subseq r4, r3, r0, ror sl │ │ │ │ │ subseq r4, r3, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ │ adcseq lr, r7, r8, asr fp │ │ │ │ │ subeq r7, r9, r4, asr r1 │ │ │ │ │ umaaleq r6, r9, ip, r5 │ │ │ │ │ @@ -25883,34 +25883,34 @@ │ │ │ │ │ addeq ip, r0, r0, ror #9 │ │ │ │ │ addeq ip, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sl, r0, r8, ror #23 │ │ │ │ │ addeq r3, r0, r8, asr #27 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ addeq r5, r0, r0, ror #14 │ │ │ │ │ - @ instruction: 0x011d2390 │ │ │ │ │ + @ instruction: 0x011d2fb0 │ │ │ │ │ addeq r2, r0, r0, asr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq ip, r0, r8, lsr #1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ - svclt 0x00fffff8 │ │ │ │ │ + mrclt 1, 7, APSR_nzcv, cr15, cr8, {0} │ │ │ │ │ addeq r5, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x008034b8 │ │ │ │ │ addeq r2, r0, r0, lsl #1 │ │ │ │ │ ldrsbeq r1, [r3], #-64 @ 0xffffffc0 │ │ │ │ │ addeq r7, r0, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r0, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00825cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, r2, r0, lsr #27 │ │ │ │ │ - tsteq ip, r0, ror r0 │ │ │ │ │ + tsteq ip, r8, ror #6 │ │ │ │ │ strdeq r5, [r0], r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ adcseq ip, pc, r0, asr r8 @ │ │ │ │ │ orreq ip, r1, r8, lsl lr │ │ │ │ │ @ instruction: 0x00815cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [r1], r8 │ │ │ │ │ @@ -26196,19 +26196,19 @@ │ │ │ │ │ addeq pc, r0, r8, lsl #25 │ │ │ │ │ ... │ │ │ │ │ rsbseq sp, r0, r0, asr r4 │ │ │ │ │ muleq r0, r4, r0 │ │ │ │ │ ldrshteq r5, [r1], #-128 @ 0xffffff80 │ │ │ │ │ andeq r5, r0, r9, lsl r6 │ │ │ │ │ andeq r6, r0, sp, lsr #13 │ │ │ │ │ - @ instruction: 0xf7e20af8 │ │ │ │ │ - @ instruction: 0xf7df54d8 │ │ │ │ │ - @ instruction: 0xf7df5bb0 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ - @ instruction: 0xf7e20440 │ │ │ │ │ + @ instruction: 0xb6e31af8 │ │ │ │ │ + usatlt r6, #0, r8, asr #9 │ │ │ │ │ + @ instruction: 0xb6e06bb0 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ + strbtlt r1, [r3], r0, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ ... │ │ │ │ │ andeq sl, r2, r9, lsl r7 │ │ │ │ │ ... │ │ │ │ │ andeq sl, r2, sp, ror #11 │ │ │ │ │ ... │ │ │ │ │ @@ -26340,15 +26340,15 @@ │ │ │ │ │ eorseq ip, pc, ip, lsl #23 │ │ │ │ │ rsbeq pc, pc, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r3, r1 │ │ │ │ │ addseq r8, r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r3, r1 │ │ │ │ │ rsbseq sl, sl, r8, lsr sp │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ @@ -28008,15 +28008,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r8, asr #27 │ │ │ │ │ @ instruction: 0x01241105 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, lsr #6 │ │ │ │ │ + adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ rscseq r7, r7, r5, lsr #29 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r4, [r2], #152 @ 0x98 │ │ │ │ │ @ instruction: 0x01256f15 │ │ │ │ │ @@ -136005,15 +136005,15 @@ │ │ │ │ │ sbceq r3, r6, r0, ror r8 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc], #-396 @ 77384c <__bss_end__@@Base+0x7619c> │ │ │ │ │ rsbvc r6, r1, #29097984 @ 0x1bc0000 │ │ │ │ │ rsbeq r2, pc, r3, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b ffcf7e40 <_edata@@Base+0xfdaa4e40> │ │ │ │ │ + b ffcfe17c <_edata@@Base+0xfdaab17c> │ │ │ │ │ rsceq r3, r7, r8, lsl #27 │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ svcmi 0x0052455a │ │ │ │ │ @@ -136865,15 +136865,15 @@ │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ mcrrmi 6, 4, pc, sp, cr5 @ │ │ │ │ │ stceq 2, cr15, [r6], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ adceq r6, r4, r8, ror #31 │ │ │ │ │ ldrdeq r7, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r7, r4, r0, asr #1 │ │ │ │ │ + adceq r7, r4, r8, lsl r0 │ │ │ │ │ adceq sp, sp, r0, ror #3 │ │ │ │ │ adceq sl, pc, r0, asr r6 @ │ │ │ │ │ adceq sl, sp, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, pc, r0, asr r9 @ │ │ │ │ │ adceq r0, r4, r8, lsl lr │ │ │ │ │ adceq r2, lr, r0, lsl #9 │ │ │ │ │ @@ -152403,15 +152403,15 @@ │ │ │ │ │ addeq r7, r0, r0, lsl r7 │ │ │ │ │ ldrdeq r7, [r0], r8 │ │ │ │ │ addeq r7, r0, r8, lsl #15 │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ adcseq r4, r7, r0, asr #17 │ │ │ │ │ adcseq fp, r4, r8, ror #31 │ │ │ │ │ adcseq ip, r4, r8 │ │ │ │ │ - sbceq lr, r1, r8, lsl #5 │ │ │ │ │ + ldrdeq lr, [r1], #40 @ 0x28 │ │ │ │ │ adcseq r7, r4, r0, ror sp │ │ │ │ │ ldrdeq pc, [r2], #40 @ 0x28 │ │ │ │ │ adcseq r4, r7, r0, lsr #20 │ │ │ │ │ addeq sl, r1, r0, ror #4 │ │ │ │ │ ldrdeq r5, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq fp, r2, r8, lsr #16 │ │ │ │ │ sbceq fp, r1, r8, lsl lr │ │ │ │ │ @@ -152913,17 +152913,17 @@ │ │ │ │ │ rsbsmi r7, r6, r5, lsr #4 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strvs r6, [pc, -r3, ror #24]! │ │ │ │ │ @ instruction: 0x632d6c63 │ │ │ │ │ cmnvs r0, pc, ror #26 │ │ │ │ │ rsbeq r2, pc, r4, ror lr @ │ │ │ │ │ - b ffd0b670 <_edata@@Base+0xfdab8670> │ │ │ │ │ + b ffd11168 <_edata@@Base+0xfdabe168> │ │ │ │ │ @ instruction: 0x00897eb8 │ │ │ │ │ - b ffd0b67c <_edata@@Base+0xfdab867c> │ │ │ │ │ + b ffd11170 <_edata@@Base+0xfdabe170> │ │ │ │ │ @ instruction: 0x00897eb8 │ │ │ │ │ andeq r0, r0, r6, asr r0 │ │ │ │ │ addeq r7, r9, r8, asr #29 │ │ │ │ │ strbvc r7, [ip, #-110]! @ 0xffffff92 │ │ │ │ │ cmnvc ip, #-2147483620 @ 0x8000001c │ │ │ │ │ rsbseq sp, r6, sp, lsr r6 │ │ │ │ │ eoreq r7, r3, r0, asr #27 │ │ │ │ │ @@ -171063,15 +171063,15 @@ │ │ │ │ │ ldrshteq r4, [r4], r0 │ │ │ │ │ ldrdeq r5, [r1], #120 @ 0x78 │ │ │ │ │ adceq r9, fp, r8, lsr #13 │ │ │ │ │ ldrdeq r6, [r3], #200 @ 0xc8 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ adceq sl, r2, r8, lsl #23 │ │ │ │ │ sbceq r7, r3, r0, lsl #16 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ andle r4, pc, r1, asr #4 │ │ │ │ │ umlalseq r4, r4, r8, pc @ │ │ │ │ │ adceq r9, fp, r8, asr #15 │ │ │ │ │ sbceq r7, r3, r8, lsl #20 │ │ │ │ │ adcseq r5, r4, r8, asr #1 │ │ │ │ │ adceq r9, fp, r8, lsl #16 │ │ │ │ │ sbceq r7, r3, r0, lsl #31 │ │ │ │ │ @@ -171093,20 +171093,20 @@ │ │ │ │ │ adcseq r5, r4, r8, asr sl │ │ │ │ │ adceq r6, ip, r8, lsl #10 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ smulleq r8, r3, r8, fp │ │ │ │ │ adceq r6, ip, r8, ror #14 │ │ │ │ │ strheq r8, [r3], #232 @ 0xe8 │ │ │ │ │ adcseq r5, r4, r0, asr ip │ │ │ │ │ - sbceq r0, r2, r8, asr sl │ │ │ │ │ + sbceq r0, r2, r8, lsr #21 │ │ │ │ │ sbceq r7, r0, r0, lsl #11 │ │ │ │ │ adceq r6, ip, r8, ror #17 │ │ │ │ │ adcseq r5, r4, r0, ror #25 │ │ │ │ │ adceq r6, ip, r8, ror #18 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ adcseq r5, r4, r0, lsr #27 │ │ │ │ │ adceq r6, ip, r8, ror #27 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ adcseq lr, r6, r8, asr #1 │ │ │ │ │ adcseq r6, r4, r8, ror r2 │ │ │ │ │ adceq r6, ip, r8, lsr #30 │ │ │ │ │ sbceq r9, r3, r0, ror #14 │ │ │ │ │ @@ -171319,17 +171319,15 @@ │ │ │ │ │ sbceq r7, r3, r0, lsl #21 │ │ │ │ │ andle r0, r0, r0, lsl r0 │ │ │ │ │ sbceq r7, r3, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, ror #8 │ │ │ │ │ - cmneq fp, r0, asr #2 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ - adcseq r1, r7, r0, ror r5 │ │ │ │ │ + cmneq fp, r8, asr r1 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r3, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, ror fp │ │ │ │ │ smulleq r9, r3, r8, fp │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ tsteq r3, r0, lsr fp │ │ │ │ │ @@ -171400,15 +171398,15 @@ │ │ │ │ │ sbceq r7, r3, r0, lsl #26 │ │ │ │ │ sbceq sl, r3, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, ror #18 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r3, r8, asr #7 │ │ │ │ │ - cmneq r4, r8, ror #24 │ │ │ │ │ + cmneq r4, r0, lsl #25 │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mrseq r2, SP_hyp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ ldrsbeq fp, [r3], #40 @ 0x28 │ │ │ │ │ @@ -171548,29 +171546,29 @@ │ │ │ │ │ strheq r7, [r3], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ ldrshteq r8, [fp], #208 @ 0xd0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r3, r0, asr #8 │ │ │ │ │ - cmneq r4, r8, lsl lr │ │ │ │ │ + cmneq r4, r0, lsr lr │ │ │ │ │ ... │ │ │ │ │ ldrshteq r8, [fp], #8 │ │ │ │ │ andle r1, r0, r8, lsl #7 │ │ │ │ │ ... │ │ │ │ │ smulleq r7, r3, r8, fp │ │ │ │ │ adcseq r4, r7, r0, lsl #27 │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr r3 @ │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r3, r0, lsl #26 │ │ │ │ │ - tsteq sp, r0, ror r1 │ │ │ │ │ + @ instruction: 0x011d85f0 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r0, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ │ @@ -171637,14 +171635,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [sp, -r0] │ │ │ │ │ smlatbeq lr, r0, r9, r6 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r0, ror #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ + adcseq r1, r7, r0, ror r5 │ │ │ │ │ + ... │ │ │ │ │ sbceq r9, r3, r8, lsr #1 │ │ │ │ │ adcseq r5, r4, r8, asr #28 │ │ │ │ │ sbcseq ip, r4, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ @@ -171741,18 +171742,16 @@ │ │ │ │ │ adcseq r4, r7, r8, lsr #17 │ │ │ │ │ rscseq r8, fp, r8 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r3, r0, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011e53f0 │ │ │ │ │ - tsteq sp, r0, ror r1 │ │ │ │ │ + @ instruction: 0x011d85f0 │ │ │ │ │ ... │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ - rsbeq ip, pc, r8, asr #23 │ │ │ │ │ sbceq r7, r3, r8, asr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlaltbeq r4, r0, r8, r5 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r3, r8, lsl #25 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @@ -171765,15 +171764,16 @@ │ │ │ │ │ smulleq r7, r3, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ teqeq r0, r8, ror #28 │ │ │ │ │ smlabteq pc, r8, r0, r6 @ │ │ │ │ │ tsteq r7, r8, ror #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ... │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ + rsbeq ip, pc, r8, asr #23 │ │ │ │ │ sbceq r7, r3, r0, lsl #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x011cc2d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r0, lsr pc │ │ │ │ │ @@ -174017,42 +174017,28 @@ │ │ │ │ │ svcpl 0x00584952 │ │ │ │ │ stclmi 12, cr4, [r5, #-276] @ 0xfffffeec │ │ │ │ │ svcpl 0x00544e45 │ │ │ │ │ subeq r4, r4, r1, asr #8 │ │ │ │ │ andeq r0, pc, #0, 18 │ │ │ │ │ andeq r2, r0, fp, lsr #22 │ │ │ │ │ rsbseq lr, ip, r8, asr r6 │ │ │ │ │ - eorvs r6, r0, r9, asr #12 │ │ │ │ │ - cmnvc ip, #-2147483623 @ 0x80000019 │ │ │ │ │ - strtvc r2, [r0], #-1893 @ 0xfffff89b │ │ │ │ │ - rsbcs r6, lr, r8, ror #10 │ │ │ │ │ - stcvs 15, cr6, [r0, #-440]! @ 0xfffffe48 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - rsbvc r2, r5, #6208 @ 0x1840 │ │ │ │ │ - rsbscs r6, r2, r2, ror pc │ │ │ │ │ - cmnvc r3, #457179136 @ 0x1b400000 │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - eorvc r7, r0, r9, ror #6 │ │ │ │ │ - strbtvc r6, [lr], #-2418 @ 0xfffff68e │ │ │ │ │ - stccs 4, cr6, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ - svceq 0x0008464d │ │ │ │ │ cmnvc r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ @ instruction: 0x41207365 │ │ │ │ │ @ instruction: 0x41202e20 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ @ instruction: 0x73206562 │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ strbvs r6, [r9, #-1641]! @ 0xfffff997 │ │ │ │ │ svcvs 0x00742064 │ │ │ │ │ cdppl 1, 2, cr4, cr0, cr0, {1} │ │ │ │ │ mrccs 0, 1, r2, cr2, cr14, {2} │ │ │ │ │ - strbpl r4, [pc], #-1060 @ 79f2c8 <__bss_end__@@Base+0xa1c18> │ │ │ │ │ + strbpl r4, [pc], #-1060 @ 79f290 <__bss_end__@@Base+0xa1be0> │ │ │ │ │ ldrbpl r5, [r0], #-2117 @ 0xfffff7bb │ │ │ │ │ subpl r4, sp, r3, asr r9 │ │ │ │ │ - streq r0, [pc, #-2118] @ 79ea8e <__bss_end__@@Base+0xa13de> │ │ │ │ │ + svceq 0x0008464d │ │ │ │ │ mcrvs 8, 3, r6, cr5, cr7, {2} │ │ │ │ │ cmnvs r2, r0, lsr #14 │ │ │ │ │ @ instruction: 0x27786d74 │ │ │ │ │ rsbscs r6, r3, r0, lsr #18 │ │ │ │ │ stclvs 6, cr6, [r1], #-156 @ 0xffffff64 │ │ │ │ │ stccs 5, cr6, [r7], #-460 @ 0xfffffe34 │ │ │ │ │ strbtvc r6, [r5], #-1056 @ 0xfffffbe0 │ │ │ │ │ @@ -174076,15 +174062,15 @@ │ │ │ │ │ @ instruction: 0x66726570 │ │ │ │ │ strbvs r7, [sp, #-623]! @ 0xfffffd91 │ │ │ │ │ cdpvs 0, 6, cr2, cr9, cr4, {3} │ │ │ │ │ strbvs r7, [r8, #-1056]! @ 0xfffffbe0 │ │ │ │ │ rsbvc r7, r5, r0, lsr #4 │ │ │ │ │ ldrbvs r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ strbtvc r7, [r1], #-1134 @ 0xfffffb92 │ │ │ │ │ - beq 233b0f8 <_edata@@Base+0xe80f8> │ │ │ │ │ + beq 233b0c0 <_edata@@Base+0xe80c0> │ │ │ │ │ strbtvs r2, [pc], -r0, lsr #32 │ │ │ │ │ strbvs r7, [r8, #-1056]! @ 0xfffffbe0 │ │ │ │ │ strbtvc r6, [r1], #-3360 @ 0xfffff2e0 │ │ │ │ │ rsbscs r6, r8, r2, ror r9 │ │ │ │ │ stclvs 12, cr6, [r5, #-404]! @ 0xfffffe6c │ │ │ │ │ cmnvc r4, #1616 @ 0x650 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ @@ -174138,17 +174124,31 @@ │ │ │ │ │ stmdbvs r0!, {r0, r3, r5, r6, fp, ip, sp, lr} │ │ │ │ │ rsbvc r7, r5, #115343360 @ 0x6e00000 │ │ │ │ │ stmdbvs r0!, {r0, r1, r4, r5, r6, r8, sl, sp, lr} │ │ │ │ │ mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ ldrbmi r4, [r2, #-800] @ 0xfffffce0 │ │ │ │ │ strtvs r2, [r0], -sl │ │ │ │ │ cdpcs 2, 6, cr7, cr13, cr15, {3} │ │ │ │ │ - cdpmi 6, 4, cr5, cr5, cr5, {2} │ │ │ │ │ + mvneq r1, r4, asr r1 │ │ │ │ │ strbpl r5, [r1], #-548 @ 0xfffffddc │ │ │ │ │ rsbseq r5, ip, sp, asr #16 │ │ │ │ │ + eorvs r6, r0, r9, asr #12 │ │ │ │ │ + cmnvc ip, #-2147483623 @ 0x80000019 │ │ │ │ │ + strtvc r2, [r0], #-1893 @ 0xfffff89b │ │ │ │ │ + rsbcs r6, lr, r8, ror #10 │ │ │ │ │ + stcvs 15, cr6, [r0, #-440]! @ 0xfffffe48 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + rsbvc r2, r5, #6208 @ 0x1840 │ │ │ │ │ + rsbscs r6, r2, r2, ror pc │ │ │ │ │ + cmnvc r3, #457179136 @ 0x1b400000 │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + eorvc r7, r0, r9, ror #6 │ │ │ │ │ + strbtvc r6, [lr], #-2418 @ 0xfffff68e │ │ │ │ │ + @ instruction: 0x01216465 │ │ │ │ │ + svceq 0x00090000 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ rsbseq lr, ip, r8, asr r6 │ │ │ │ │ cmnvc r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ @ instruction: 0x61207365 │ │ │ │ │ cdpvs 14, 6, cr6, cr15, cr0, {1} │ │ │ │ │ stclvs 3, cr6, [pc, #-180]! @ 79f3b8 <__bss_end__@@Base+0xa1d08> │ │ │ │ │ cmnvs r4, sp, ror #10 │ │ │ │ │ @@ -175035,73 +175035,35 @@ │ │ │ │ │ beq 20b9804 <__bss_end__@@Base+0x19bc154> │ │ │ │ │ ldrbvc r2, [r3, #-32]! @ 0xffffffe0 │ │ │ │ │ @ instruction: 0x532e736d │ │ │ │ │ ldclmi 3, cr5, [r5, #-144] @ 0xffffff70 │ │ │ │ │ cmpmi r0, r5, asr #16 │ │ │ │ │ ldrbmi r4, [r6, #-1102] @ 0xfffffbb2 │ │ │ │ │ stcmi 4, cr5, [sp, #-312]! @ 0xfffffec8 │ │ │ │ │ - andle r0, r0, r0 │ │ │ │ │ - rsbseq lr, ip, r8, asr r6 │ │ │ │ │ - stmdbvs ip!, {r0, r6, sp}^ │ │ │ │ │ - svcvs 0x00207473 │ │ │ │ │ - ldmdavs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ - rsbvc r2, r1, #101 @ 0x65 │ │ │ │ │ - strbvs r7, [sp, #-1383]! @ 0xfffffa99 │ │ │ │ │ - rsbscs r7, r3, lr, ror #8 │ │ │ │ │ - strtvc r6, [r0], #-1647 @ 0xfffff991 │ │ │ │ │ - strtvs r6, [r0], -r8, ror #10 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - strbtvc r7, [r1], #-551 @ 0xfffffdd9 │ │ │ │ │ - cmnvc r2, #-2147483619 @ 0x8000001d │ │ │ │ │ - ldmdavs r7!, {r0, r1, r2, r5, sp}^ │ │ │ │ │ - stmdbvs r0!, {r0, r2, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ - cmnvs r7, r4, ror r0 │ │ │ │ │ - smcvs 12803 @ 0x3203 │ │ │ │ │ - strbtvs r6, [r5], #-3180 @ 0xfffff394 │ │ │ │ │ - stcvs 0, cr2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ │ - rsbscs r7, r4, pc, ror #6 │ │ │ │ │ - strbvs r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ - stmdbvc ip!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strmi r2, [r0, #-46]! @ 0xffffffd2 │ │ │ │ │ - rsbcs r6, r8, r1, ror #6 │ │ │ │ │ - stclvs 1, cr6, [ip], #-396 @ 0xfffffe74 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbcs r6, r5, r4, ror r8 │ │ │ │ │ - cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs r2, r0, lsr #14 │ │ │ │ │ - rsbvc r7, r1, #116, 12 @ 0x7400000 │ │ │ │ │ - eorvc r2, r0, #30146560 @ 0x1cc0000 │ │ │ │ │ - strbtvc r7, [r5], #-869 @ 0xfffffc9b │ │ │ │ │ - ldmdavs r4!, {r0, r1, r4, r5, r6, sp}^ │ │ │ │ │ - eorcs r0, r0, r5, ror #20 │ │ │ │ │ - ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ - strbmi r4, [r4, #-3886] @ 0xfffff0d2 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ cmnvc ip, #456 @ 0x1c8 │ │ │ │ │ strbvs r7, [r8, #-1824]! @ 0xfffff8e0 │ │ │ │ │ rsbvc r6, r5, #116, 16 @ 0x740000 │ │ │ │ │ ldmdbvs r2!, {r5, sp, lr}^ │ │ │ │ │ @ instruction: 0x27686373 │ │ │ │ │ cdpvs 7, 6, cr6, cr5, cr0, {1} │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ eorvc r7, r0, r5, ror #6 │ │ │ │ │ ldclvs 12, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ - rsbspl r6, r3, #29097984 @ 0x1bc0000 │ │ │ │ │ - strbmi r4, [pc], #-863 @ 7a0314 <__bss_end__@@Base+0xa2c64> │ │ │ │ │ + ldclcs 7, cr6, [r3, #-444]! @ 0xfffffe44 │ │ │ │ │ + ldrbpl r4, [r1, #-1362] @ 0xfffffaae │ │ │ │ │ strbmi r4, [r9], -r4, lsr #24 │ │ │ │ │ subeq r4, r7, ip, asr #2 │ │ │ │ │ mcrvs 8, 3, r6, cr5, cr7, {2} │ │ │ │ │ ldrbvc r7, [r2, #-1056]! @ 0xfffffbe0 │ │ │ │ │ @ instruction: 0x61202c65 │ │ │ │ │ strbvc r6, [pc, -ip, ror #24]! │ │ │ │ │ cmnvs r2, r3, ror r0 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - bvc 21fb4bc <__bss_end__@@Base+0x1afde0c> │ │ │ │ │ + bvc 21fb424 <__bss_end__@@Base+0x1afdd74> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ strbtvs r2, [pc], -lr, rrx │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr0, {1} │ │ │ │ │ cdpvs 13, 6, cr6, cr9, cr15, {3} │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ ldmdbvs r7!, {r0, r1, r4, r5, r6, sp}^ │ │ │ │ │ eorvc r6, r0, #116, 16 @ 0x740000 │ │ │ │ │ @@ -175110,41 +175072,41 @@ │ │ │ │ │ eorcs r0, r0, pc, ror #20 │ │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ cmnvc ip, #-1073741800 @ 0xc0000018 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ strbvs r6, [fp, #-372]! @ 0xfffffe8c │ │ │ │ │ strbtvs r6, [r6], -r0, lsr #10 │ │ │ │ │ cdpcs 3, 7, cr6, cr4, cr5, {3} │ │ │ │ │ - ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ + strbmi r4, [r4, #-3907] @ 0xfffff0bd │ │ │ │ │ strbpl r5, [r1], #-548 @ 0xfffffddc │ │ │ │ │ strbmi r4, [r7], #-3137 @ 0xfffff3bf │ │ │ │ │ - stclmi 14, cr4, [pc, #-276] @ 7a0274 <__bss_end__@@Base+0xa2bc4> │ │ │ │ │ - cdpmi 6, 4, cr5, cr5, cr5, {2} │ │ │ │ │ + stclmi 14, cr4, [pc, #-276] @ 7a01dc <__bss_end__@@Base+0xa2b2c> │ │ │ │ │ + @ instruction: 0x512d050f │ │ │ │ │ mcrrmi 5, 5, r4, ip, cr4 │ │ │ │ │ mrrcmi 1, 5, r4, r4, cr2 @ │ │ │ │ │ - ldrbmi r5, [r4], #-841 @ 0xfffffcb7 │ │ │ │ │ - andeq r4, r2, r1, lsl r2 │ │ │ │ │ + ldmdapl r4, {r0, r3, r6, r8, r9, ip, lr}^ │ │ │ │ │ + svcmi 0x00525245 │ │ │ │ │ strbmi r4, [lr, #-1578] @ 0xfffff9d6 │ │ │ │ │ subpl r5, r1, #91226112 @ 0x5700000 │ │ │ │ │ - @ instruction: 0x512d5753 │ │ │ │ │ - ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ + subpl r5, pc, #21757952 @ 0x14c0000 │ │ │ │ │ + strbmi r4, [pc], #-863 @ 7a0314 <__bss_end__@@Base+0xa2c64> │ │ │ │ │ strbpl r5, [r1], #-554 @ 0xfffffdd6 │ │ │ │ │ smlsldmi r4, r9, r7, r5 │ │ │ │ │ - svcmi 0x00535448 │ │ │ │ │ - ldrbmi r4, [r6, #-1362] @ 0xfffffaae │ │ │ │ │ + ldrbmi r5, [r3], -r8, asr #8 │ │ │ │ │ + stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ ldmdbvs r3!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ strbtvc r6, [r1], #-3687 @ 0xfffff199 │ │ │ │ │ strvc r7, [r0, -r5, ror #6]! │ │ │ │ │ stmdavs r3!, {r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #32, 4 │ │ │ │ │ cmnvs r4, r5, ror ip │ │ │ │ │ @ instruction: 0x6120746e │ │ │ │ │ rsbvc r6, pc, #108, 14 @ 0x1b00000 │ │ │ │ │ stclvs 4, cr7, [r8, #-420]! @ 0xfffffe5c │ │ │ │ │ - subspl r4, r2, #88, 10 @ 0x16000000 │ │ │ │ │ + streq r0, [pc, #-2118] @ 79fb06 <__bss_end__@@Base+0xa2456> │ │ │ │ │ subsmi r5, r5, #36, 6 @ 0x90000000 │ │ │ │ │ subseq r4, r3, r2, asr r5 │ │ │ │ │ eorvs r6, r0, r9, asr #12 │ │ │ │ │ @ instruction: 0x63202774 │ │ │ │ │ ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ rsbscs r6, r4, r1, ror #28 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ @@ -175152,19 +175114,19 @@ │ │ │ │ │ svcvs 0x00702066 │ │ │ │ │ svcvs 0x006e796c │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ rsbscs r6, r3, r0, lsr #18 │ │ │ │ │ svcvs 0x00736c61 │ │ │ │ │ cmnvs r1, #32, 12 @ 0x2000000 │ │ │ │ │ ldrbvs r6, [r2, #-3956]! @ 0xfffff08c │ │ │ │ │ - subeq r1, r5, #100, 2 │ │ │ │ │ + cdpmi 6, 4, cr5, cr5, cr4, {3} │ │ │ │ │ movtmi r4, #5668 @ 0x1624 │ │ │ │ │ usaxmi r4, r2, r4 │ │ │ │ │ - stclcs 1, cr4, [r7, #-304] @ 0xfffffed0 │ │ │ │ │ - strbpl r5, [pc], #-1361 @ 7a0434 <__bss_end__@@Base+0xa2d84> │ │ │ │ │ + strbmi r4, [r7], #-332 @ 0xfffffeb4 │ │ │ │ │ + andeq r4, r2, r1, lsl r2 │ │ │ │ │ cmnvc r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ cdpvs 3, 2, cr7, cr0, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-1893 @ 0xfffff89b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ strtvs r6, [r0], #-1378 @ 0xfffffa9e │ │ │ │ │ rsbsvc r7, r4, #-1543503871 @ 0xa4000001 │ │ │ │ │ @@ -175177,20 +175139,20 @@ │ │ │ │ │ eormi r4, fp, #40, 2 │ │ │ │ │ cmnvc r9, #41 @ 0x29 │ │ │ │ │ @ instruction: 0x7320200a │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ strbvs r6, [r9, #-1641]! @ 0xfffff997 │ │ │ │ │ svcvs 0x00742064 │ │ │ │ │ stclcs 13, cr2, [r1, #-128] @ 0xffffff80 │ │ │ │ │ - andeq r2, r0, r2, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subspl r2, r3, r2, asr #28 │ │ │ │ │ + cmpne r9, ip, asr #2 │ │ │ │ │ strbmi r4, [r5, -r4, lsr #28] │ │ │ │ │ ldrbpl r4, [r3], #-2372 @ 0xfffff6bc │ │ │ │ │ - suble r4, r2, r2, asr r9 │ │ │ │ │ - andle r0, r0, r4 │ │ │ │ │ + svceq 0x00424952 │ │ │ │ │ + ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ stmdbvs ip!, {r0, r6, sp}^ │ │ │ │ │ svcvs 0x00207473 │ │ │ │ │ cmnvs r6, r6, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #32, 4 │ │ │ │ │ @@ -175200,19 +175162,19 @@ │ │ │ │ │ cmnvs r6, r8, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ cdpvs 3, 2, cr7, cr0, cr9, {3} │ │ │ │ │ strtvc r7, [r0], #-1135 @ 0xfffffb91 │ │ │ │ │ cmnvs pc, #111 @ 0x6f │ │ │ │ │ cdpcs 5, 7, cr7, cr2, cr3, {3} │ │ │ │ │ - addeq r2, r6, r0, lsl r6 │ │ │ │ │ + andeq r4, r2, r1, lsl r6 │ │ │ │ │ cdpmi 4, 4, cr4, cr15, cr4, {1} │ │ │ │ │ movtmi r4, #5716 @ 0x1654 │ │ │ │ │ - subseq r4, r2, r4, asr pc │ │ │ │ │ - addeq sl, r5, r8, ror r3 │ │ │ │ │ + cmppl r2, r4, asr pc │ │ │ │ │ + ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ subpl r4, ip, sl, lsr #2 │ │ │ │ │ rsbseq r4, ip, r8, asr #2 │ │ │ │ │ cmnvc r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ @ instruction: 0x61207365 │ │ │ │ │ rsbvc r7, r8, #32, 8 @ 0x20000000 │ │ │ │ │ strtvc r7, [r0], #-1903 @ 0xfffff891 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @@ -175246,15 +175208,15 @@ │ │ │ │ │ andcs r7, sl, pc, ror #4 │ │ │ │ │ stmdapl r1, {r5, r8, sl, fp, lr}^ │ │ │ │ │ stclcs 13, cr4, [r1, #-292] @ 0xfffffedc │ │ │ │ │ svcmi 0x00525245 │ │ │ │ │ ldmdbvs r3!, {r1, r4, r6, sp}^ │ │ │ │ │ stclvs 14, cr6, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ - addeq r8, r5, lr, lsr #18 │ │ │ │ │ + addeq ip, r5, lr, lsr #6 │ │ │ │ │ svcmi 0x00525245 │ │ │ │ │ subseq r5, r7, r2, asr r3 │ │ │ │ │ mcrvs 8, 3, r6, cr5, cr7, {2} │ │ │ │ │ stclvs 6, cr6, [r1], #-128 @ 0xffffff80 │ │ │ │ │ eorcs r6, ip, r3, ror r5 │ │ │ │ │ cmnvc r5, #-1073741800 @ 0xc0000018 │ │ │ │ │ strcs r7, [r0, -r5, ror #6]! │ │ │ │ │ @@ -175266,15 +175228,15 @@ │ │ │ │ │ stmdavc r5!, {r3, r5, r6, sp}^ │ │ │ │ │ strbvs r6, [lr, #-3952]! @ 0xfffff090 │ │ │ │ │ @ instruction: 0x3120746e │ │ │ │ │ eoreq r3, lr, pc, lsr #4 │ │ │ │ │ subspl r5, r1, #36, 6 @ 0x90000000 │ │ │ │ │ movtpl r4, #37972 @ 0x9454 │ │ │ │ │ cmpmi ip, r0, asr r6 │ │ │ │ │ - addeq ip, r5, r7, asr #4 │ │ │ │ │ + addeq pc, r4, r7, asr #2 │ │ │ │ │ rsbcs r6, r5, r4, asr r8 │ │ │ │ │ strbvs r6, [ip, #-3956]! @ 0xfffff08c │ │ │ │ │ cmnvs lr, #-2147483620 @ 0x8000001c │ │ │ │ │ ldmdavs r7!, {r0, r2, r5, r6, sp}^ │ │ │ │ │ rsbcs r6, r8, r9, ror #6 │ │ │ │ │ cmnvs r4, r5, ror #6 │ │ │ │ │ cmnvc r9, #25088 @ 0x6200 │ │ │ │ │ @@ -175282,31 +175244,69 @@ │ │ │ │ │ rsbcs r6, r5, r4, ror r8 │ │ │ │ │ strbtvs r6, [lr], -r3, ror #30 │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr9, {3} │ │ │ │ │ stmdbvs r0!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ rsbcs r6, ip, r6, ror r1 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - beq 20fa7fc <__bss_end__@@Base+0x19fd14c> │ │ │ │ │ + beq 20fa764 <__bss_end__@@Base+0x19fd0b4> │ │ │ │ │ svcvs 0x00722020 │ │ │ │ │ rsbscs r7, r3, pc, ror #8 │ │ │ │ │ cdpvs 15, 7, cr6, cr5, cr6, {3} │ │ │ │ │ stmdbvc r2!, {r2, r5, r6, sp}^ │ │ │ │ │ strbvs r7, [r8, #-1056]! @ 0xfffffbe0 │ │ │ │ │ ldrbvs r2, [r2, #-1824]! @ 0xfffff8e0 │ │ │ │ │ svcvs 0x00726c61 │ │ │ │ │ ldrbcs r7, [r3, -pc, ror #8]! │ │ │ │ │ cdpvs 6, 7, cr6, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - addeq r2, r3, lr, ror #28 │ │ │ │ │ - addeq r8, r5, r8, ror r6 │ │ │ │ │ + subeq r2, sl, lr, ror #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcmi 0x004f5224 │ │ │ │ │ subpl r5, r5, r4, asr r3 │ │ │ │ │ svcmi 0x004c4953 │ │ │ │ │ - addeq sl, r5, lr, asr #32 │ │ │ │ │ + subeq r0, sl, lr, asr #16 │ │ │ │ │ + andle r0, r0, r0 │ │ │ │ │ + rsbseq lr, ip, r8, asr r6 │ │ │ │ │ + stmdbvs ip!, {r0, r6, sp}^ │ │ │ │ │ + svcvs 0x00207473 │ │ │ │ │ + ldmdavs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ + rsbvc r2, r1, #101 @ 0x65 │ │ │ │ │ + strbvs r7, [sp, #-1383]! @ 0xfffffa99 │ │ │ │ │ + rsbscs r7, r3, lr, ror #8 │ │ │ │ │ + strtvc r6, [r0], #-1647 @ 0xfffff991 │ │ │ │ │ + strtvs r6, [r0], -r8, ror #10 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + strbtvc r7, [r1], #-551 @ 0xfffffdd9 │ │ │ │ │ + cmnvc r2, #-2147483619 @ 0x8000001d │ │ │ │ │ + ldmdavs r7!, {r0, r1, r2, r5, sp}^ │ │ │ │ │ + stmdbvs r0!, {r0, r2, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ + cmnvs r7, r4, ror r0 │ │ │ │ │ + smcvs 12803 @ 0x3203 │ │ │ │ │ + strbtvs r6, [r5], #-3180 @ 0xfffff394 │ │ │ │ │ + stcvs 0, cr2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ │ + rsbscs r7, r4, pc, ror #6 │ │ │ │ │ + strbvs r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ + stmdbvc ip!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + strmi r2, [r0, #-46]! @ 0xffffffd2 │ │ │ │ │ + rsbcs r6, r8, r1, ror #6 │ │ │ │ │ + stclvs 1, cr6, [ip], #-396 @ 0xfffffe74 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbcs r6, r5, r4, ror r8 │ │ │ │ │ + cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + cmnvs r2, r0, lsr #14 │ │ │ │ │ + rsbvc r7, r1, #116, 12 @ 0x7400000 │ │ │ │ │ + eorvc r2, r0, #30146560 @ 0x1cc0000 │ │ │ │ │ + strbtvc r7, [r5], #-869 @ 0xfffffc9b │ │ │ │ │ + ldmdavs r4!, {r0, r1, r4, r5, r6, sp}^ │ │ │ │ │ + eorcs r0, r0, r5, ror #20 │ │ │ │ │ + ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ + addeq sl, r5, lr, lsr #32 │ │ │ │ │ rsbcs r6, r5, r4, asr r8 │ │ │ │ │ strbvs r6, [ip, #-3956]! @ 0xfffff08c │ │ │ │ │ cmnvs lr, #-2147483620 @ 0x8000001c │ │ │ │ │ cmnvc r5, #101 @ 0x65 │ │ │ │ │ stmdbvs r0!, {r0, r2, r5, r6, sl, sp, lr} │ │ │ │ │ ldmdavs r4!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ svcvs 0x00632065 │ │ │ │ │ @@ -198246,15 +198246,15 @@ │ │ │ │ │ ldrhteq r6, [fp], #-81 @ 0xffffffaf │ │ │ │ │ subeq r9, r9, r0, asr #14 │ │ │ │ │ sbcseq pc, r3, r8, lsl r9 @ │ │ │ │ │ sbcseq pc, r3, r0, asr #18 │ │ │ │ │ addeq ip, r1, r8, lsr r2 │ │ │ │ │ subeq r9, r9, r0, asr #21 │ │ │ │ │ sbceq lr, r1, r0, ror #19 │ │ │ │ │ - sbceq ip, r2, r0, asr sp │ │ │ │ │ + sbceq ip, r2, r0, lsl #26 │ │ │ │ │ ldrheq pc, [r3], #152 @ 0x98 @ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ umlalseq r2, r4, r8, fp │ │ │ │ │ adcseq sl, r3, r8, lsr #11 │ │ │ │ │ adcseq r8, r3, r0, ror #29 │ │ │ │ │ addeq r5, r0, r8, lsl #10 │ │ │ │ │ sbceq r0, r3, r0, lsl #16 │ │ │ │ │ @@ -198477,15 +198477,15 @@ │ │ │ │ │ blt 4b4a10 <__stack_chk_guard@@Base+0x227948> │ │ │ │ │ blt 2007b64 <__bss_end__@@Base+0x190a4b4> │ │ │ │ │ bcc 24be1b4 <_edata@@Base+0x26b1b4> │ │ │ │ │ ldc 7, cr4, [r3], {142} @ 0x8e │ │ │ │ │ ldmiblt r1!, {r0, r1, r2, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ blpl 20ec4d4 <__bss_end__@@Base+0x19eee24> │ │ │ │ │ stmdbcc ip!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ │ - b ffd3b4f8 <_edata@@Base+0xfdae84f8> │ │ │ │ │ + b ffd41298 <_edata@@Base+0xfdaee298> │ │ │ │ │ rsbseq r6, lr, r0, lsl #24 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strtvs r6, [pc], #-3171 @ 7b7310 <__bss_end__@@Base+0xb9c60> │ │ │ │ │ cmnvs r3, r5, ror #12 │ │ │ │ │ rsbeq r2, pc, ip, ror #28 │ │ │ │ │ andseq r9, r0, r5, lsl #19 │ │ │ │ │ @@ -198855,19 +198855,19 @@ │ │ │ │ │ adceq r1, r5, r8, lsr #21 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strvs r6, [pc, -r3, ror #24]! │ │ │ │ │ rsbvc r7, pc, r5, ror #8 │ │ │ │ │ rsbeq r2, pc, r4, ror lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - b ffd3b9dc <_edata@@Base+0xfdae89dc> │ │ │ │ │ + b ffd414fc <_edata@@Base+0xfdaee4fc> │ │ │ │ │ sbceq r5, r6, r8, ror r4 │ │ │ │ │ - b ffd3b9e8 <_edata@@Base+0xfdae89e8> │ │ │ │ │ + b ffd4150c <_edata@@Base+0xfdaee50c> │ │ │ │ │ sbceq r5, r6, r8, ror r4 │ │ │ │ │ - b ffd3b9f0 <_edata@@Base+0xfdae89f0> │ │ │ │ │ + b ffd4151c <_edata@@Base+0xfdaee51c> │ │ │ │ │ sbceq r5, r6, r8, ror r4 │ │ │ │ │ ldrshtvc fp, [sp], #-113 @ 0xffffff8f │ │ │ │ │ svccc 0x00df76d2 │ │ │ │ │ @ instruction: 0xfff3901e │ │ │ │ │ svccc 0x00697d99 │ │ │ │ │ ldrdne r9, [r5], -pc @ │ │ │ │ │ svccc 0x00159401 │ │ │ │ │ @@ -199139,17 +199139,17 @@ │ │ │ │ │ ldmdblt r7, {r1, r2, r6, r7, r9, sl, fp, lr, pc}^ │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ ldrtcc r3, [r1], #-595 @ 0xfffffdad │ │ │ │ │ sbceq r3, ip, r8, lsr r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ rsbseq r7, fp, r8, lsl r3 │ │ │ │ │ - b ffd3be54 <_edata@@Base+0xfdae8e54> │ │ │ │ │ + b ffd41984 <_edata@@Base+0xfdaee984> │ │ │ │ │ sbceq pc, r6, r0, lsl r8 @ │ │ │ │ │ - b ffd3be64 <_edata@@Base+0xfdae8e64> │ │ │ │ │ + b ffd4199c <_edata@@Base+0xfdaee99c> │ │ │ │ │ sbceq pc, r6, r0, asr r8 @ │ │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ │ stmdbmi sp, {r1, r3, r4, r5, r9, fp, ip, sp}^ │ │ │ │ │ mcrmi 3, 2, r5, cr9, cr3, {2} │ │ │ │ │ svcmi 0x004d2d47 │ │ │ │ │ strbmi r5, [ip, #-1348] @ 0xfffffabc │ │ │ │ │ cmnvs ip, r0, lsr #6 │ │ │ │ │ @@ -215755,15 +215755,15 @@ │ │ │ │ │ stclvs 7, cr0, [r3], #-0 │ │ │ │ │ andeq r5, r0, lr, ror r3 │ │ │ │ │ rsbseq pc, ip, r0, asr #12 │ │ │ │ │ ldmdacc r7!, {r0, r1, r2, r6, r8, ip, sp} │ │ │ │ │ rsbseq r3, ip, r7, lsr r2 │ │ │ │ │ subcc r4, sp, lr, asr #4 │ │ │ │ │ rsbseq r0, sl, r2, lsr r0 │ │ │ │ │ - b ffd5623c <_edata@@Base+0xfdb0323c> │ │ │ │ │ + b ffd5bc70 <_edata@@Base+0xfdb08c70> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs r2, r0, asr r1 │ │ │ │ │ ldrbvs r6, [r4, #-1389]! @ 0xfffffa93 │ │ │ │ │ @ instruction: 0x666f2072 │ │ │ │ │ rsbvc r4, r1, r0, lsr #24 │ │ │ │ │ strbvs r6, [r3, #-364]! @ 0xfffffe94 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ @@ -216574,2081 +216574,1592 @@ │ │ │ │ │ rsbseq lr, lr, r8, ror #24 │ │ │ │ │ andeq r3, r0, sp, asr #4 │ │ │ │ │ rsbseq lr, lr, r8, ror #24 │ │ │ │ │ andeq r3, r0, lr, asr #4 │ │ │ │ │ rsbseq lr, lr, r8, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ rsbseq r6, fp, sp, ror #2 │ │ │ │ │ - andeq r2, r0, r8, lsr #32 │ │ │ │ │ - rsceq pc, r3, r8, asr #5 │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ - svcpl 0x006d7574 │ │ │ │ │ - rsbvc r6, sp, r3, ror #30 │ │ │ │ │ - mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr7, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - teqcc r4, #34 @ 0x22 │ │ │ │ │ - teqcc r0, r5, lsr r0 │ │ │ │ │ - ldrtcc r3, [r1], #-2080 @ 0xfffff7e0 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - cmnvs r1, #34 @ 0x22 │ │ │ │ │ - strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ - strbvc r7, [r4, #-544]! @ 0xfffffde0 │ │ │ │ │ - rsbcs r6, lr, #396 @ 0x18c │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - ldrtcc r3, [r1], #-2100 @ 0xfffff7cc │ │ │ │ │ - @ instruction: 0x31203833 │ │ │ │ │ - ldmdbcs r4!, {r2, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - blvs 20ad414 <__bss_end__@@Base+0x19afd64> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - @ instruction: 0x66696373 │ │ │ │ │ - eorcs r6, r2, r1, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d4d38 <__bss_end__@@Base+0xd7688> │ │ │ │ │ - strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ - ldmdbcc r9!, {r3, r4, r5, r9, ip, sp} │ │ │ │ │ - eorscc r2, r1, r6, lsr r0 │ │ │ │ │ - stmdbcs r9!, {r0, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - eorpl r2, r2, sl, lsl #16 │ │ │ │ │ - rsbvs r7, r1, #268435462 @ 0x10000006 │ │ │ │ │ - cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ - ldclvs 3, cr4, [r9], #-128 @ 0xffffff80 │ │ │ │ │ - strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - ldrtcc r3, [r7], #-2359 @ 0xfffff6c9 │ │ │ │ │ - stmdbcc r0!, {r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - stmdbcs r9!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ - eorpl r2, r2, sl, lsl #16 │ │ │ │ │ - ldrbtvc r6, [r4], #-3948 @ 0xfffff094 │ │ │ │ │ - rsbcs r6, r7, r9, ror #28 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-280]! @ 0xfffffee8 │ │ │ │ │ - rsbscs r7, r3, #1627389952 @ 0x61000000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - eorscc r3, r6, r5, lsr r1 │ │ │ │ │ - @ instruction: 0x33203739 │ │ │ │ │ - ldmdbcs r4!, {r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 7d4f7c <__bss_end__@@Base+0xd78cc> │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ - ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r4, #32, 10 @ 0x8000000 │ │ │ │ │ - eorscs r3, r1, r1, lsr r3 │ │ │ │ │ - eorscc r3, r5, r2, lsr r7 │ │ │ │ │ - beq 121f47c <__bss_end__@@Base+0xb21dcc> │ │ │ │ │ - svcvs 0x00502228 │ │ │ │ │ - rsbvs r7, r9, #-872415231 @ 0xcc000001 │ │ │ │ │ - stmdbvs r0!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ - svcvs 0x0072706d │ │ │ │ │ - strbvs r6, [sp, #-1398]! @ 0xfffffa8a │ │ │ │ │ - rsbscs r7, r3, lr, ror #8 │ │ │ │ │ - @ instruction: 0x63206f74 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - svcvs 0x005f6269 │ │ │ │ │ - eorcs r6, r2, r4, ror #10 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d4e2c <__bss_end__@@Base+0xd777c> │ │ │ │ │ - @ instruction: 0x37202232 │ │ │ │ │ - ldrcc r3, [r9, #-560]! @ 0xfffffdd0 │ │ │ │ │ - ldrtcc r2, [r9], #-53 @ 0xffffffcb │ │ │ │ │ - beq 121f4c0 <__bss_end__@@Base+0xb21e10> │ │ │ │ │ - cmpvs r2, r8, lsr #4 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 7d4e44 <__bss_end__@@Base+0xd7794> │ │ │ │ │ - ldclvs 14, cr4, [r5, #-128]! @ 0xffffff80 │ │ │ │ │ - cmnvc r2, #411041792 @ 0x18800000 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r6, r0, lsr #8 │ │ │ │ │ - eorscs r3, r4, r8, lsr r4 │ │ │ │ │ - eorscc r3, r8, #209715200 @ 0xc800000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvs r5, [r5], -r2, lsr #4 │ │ │ │ │ - cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - rsbscs r6, r3, #415236096 @ 0x18c00000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - ldrcc r3, [r8, #-311]! @ 0xfffffec9 │ │ │ │ │ - @ instruction: 0x37203237 │ │ │ │ │ - beq 121f518 <__bss_end__@@Base+0xb21e68> │ │ │ │ │ - ldrbvs r2, [r2, #-552] @ 0xfffffdd8 │ │ │ │ │ - ldrbvs r6, [r2, #-1382]! @ 0xfffffa9a │ │ │ │ │ - cmnvc r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr0, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r0], #-1824 @ 0xfffff8e0 │ │ │ │ │ - eorscs r3, r1, r8, lsr r2 │ │ │ │ │ - eorscc r3, r3, r1, lsr r4 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - stclvs 2, cr5, [r5], #-136 @ 0xffffff78 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - rsbcs r6, ip, lr, ror #2 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - ldmdbcc r2!, {r1, r5, sp} │ │ │ │ │ - ldrtcc r3, [r4], #-305 @ 0xfffffecf │ │ │ │ │ - ldrtcc r3, [r5], -r0, lsr #4 │ │ │ │ │ - beq 121f5b0 <__bss_end__@@Base+0xb21f00> │ │ │ │ │ - svcvs 0x00522228 │ │ │ │ │ - eorcs r7, ip, pc, ror #8 │ │ │ │ │ - svcvs 0x00707845 │ │ │ │ │ - strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ - rsbcs r6, ip, r9, ror #2 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - cmnvs r7, ip, asr #30 │ │ │ │ │ - ldmdavs r4!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsbcs r6, r3, sp, ror #18 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - teqcc r4, #34 @ 0x22 │ │ │ │ │ - eorscc r3, r6, #48 @ 0x30 │ │ │ │ │ - eorscc r3, r4, r0, lsr #2 │ │ │ │ │ - stmdbcs r9!, {r3, r4, r5, r8, ip, sp} │ │ │ │ │ - @ instruction: 0x5322280a │ │ │ │ │ - ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r9, r0, lsr #6 │ │ │ │ │ - eorscs r3, r6, r8, lsr r9 │ │ │ │ │ - ldmdbcs r2!, {r0, r1, r4, r5, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r5, #332 @ 0x14c │ │ │ │ │ - stcmi 5, cr6, [r0], #-396 @ 0xfffffe74 │ │ │ │ │ - stclvs 6, cr7, [r5], #-404 @ 0xfffffe6c │ │ │ │ │ - rsbvs r4, r5, #32, 8 @ 0x20000000 │ │ │ │ │ - stmdbvs r7!, {r0, r2, r4, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ - eorcs r6, r2, lr, ror #14 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + @ instruction: 0x676f7250 │ │ │ │ │ + rsbcs r6, sp, r2, ror r1 │ │ │ │ │ + strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d4fb8 <__bss_end__@@Base+0xd7908> │ │ │ │ │ - @ instruction: 0x36202232 │ │ │ │ │ - @ instruction: 0x37303531 │ │ │ │ │ - @ instruction: 0x37332034 │ │ │ │ │ - stmdbcs r9!, {r0, r1, r2, r4, r5, r9, ip, sp} │ │ │ │ │ - @ instruction: 0x5322280a │ │ │ │ │ - mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ - cdpvs 0, 4, cr2, cr9, cr7, {3} │ │ │ │ │ - rsbscs r7, r4, r0, ror r5 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - eorcs r7, r2, r5, ror r4 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4cd8 <__bss_end__@@Base+0xd7628> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cmnvs r0, ip, ror #2 │ │ │ │ │ + addeq r6, r0, r3, ror #22 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d4ff4 <__bss_end__@@Base+0xd7944> │ │ │ │ │ - strcc r2, [r0, #-563]! @ 0xfffffdcd │ │ │ │ │ - teqcc r7, #52, 8 @ 0x34000000 │ │ │ │ │ - ldrtcc r2, [r1], #-53 @ 0xffffffcb │ │ │ │ │ - ldmdbcs r8!, {r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - eorpl r6, r0, lr, ror #14 │ │ │ │ │ - strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr7, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - ldrcc r2, [r5, -r2, lsr #32]! │ │ │ │ │ - eorscc r3, r6, #49 @ 0x31 │ │ │ │ │ - ldrcc r3, [r2, -r0, lsr #2]! │ │ │ │ │ - stmdbcs r9!, {r4, r5, ip, sp} │ │ │ │ │ - @ instruction: 0x5322280a │ │ │ │ │ - mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ - eorcs r7, r2, r7, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4d10 <__bss_end__@@Base+0xd7660> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + cdpvs 15, 7, cr6, cr5, cr14, {2} │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + ldrbvs r2, [r6, #-100] @ 0xffffff9c │ │ │ │ │ + rsbseq r6, r3, r2, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5058 <__bss_end__@@Base+0xd79a8> │ │ │ │ │ - @ instruction: 0x31202231 │ │ │ │ │ - teqcc r0, #819200 @ 0xc8000 │ │ │ │ │ - eorscc r2, r1, r1, lsr r0 │ │ │ │ │ - beq 121f6ec <__bss_end__@@Base+0xb2203c> │ │ │ │ │ - ldrbvc r2, [r3], #-552 @ 0xfffffdd8 │ │ │ │ │ - strbtvc r7, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ - cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldmdbcc r0!, {r5, r9, ip, sp} │ │ │ │ │ - eorscs r3, r1, r2, lsr r1 │ │ │ │ │ - ldmdbcs r5!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ - @ instruction: 0x46206576 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldmdbcc r8!, {r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorscs r3, r1, r0, lsr r4 │ │ │ │ │ - teqcc r7, #822083584 @ 0x31000000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - cmnvc r5, #570425344 @ 0x22000000 │ │ │ │ │ - smcvs 12804 @ 0x3204 │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svcpl 0x00626972 │ │ │ │ │ - rsbcs r6, r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - eorscc r3, r4, r7, lsr r0 │ │ │ │ │ - @ instruction: 0x36203638 │ │ │ │ │ - stmdbcs r9!, {r4, r5, r9, sl, ip, sp} │ │ │ │ │ - strtpl r2, [r2], #-2058 @ 0xfffff7f6 │ │ │ │ │ - strtvs r6, [r0], #-1384 @ 0xfffffa98 │ │ │ │ │ - stclvs 14, cr6, [r1, #-484]! @ 0xfffffe1c │ │ │ │ │ - rsbscs r6, r3, r9, ror #6 │ │ │ │ │ - blvs 20ad894 <__bss_end__@@Base+0x19b01e4> │ │ │ │ │ - rsbcs r6, r5, #25427968 @ 0x1840000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - eorscc r3, r5, #3276800 @ 0x320000 │ │ │ │ │ - eorscc r2, r5, #52 @ 0x34 │ │ │ │ │ - beq 121f7d4 <__bss_end__@@Base+0xb22124> │ │ │ │ │ - subsvc r2, r4, #40, 4 @ 0x80000002 │ │ │ │ │ - cdpvs 7, 6, cr6, cr15, cr9, {3} │ │ │ │ │ - strbtvc r6, [r5], #-3439 @ 0xfffff291 │ │ │ │ │ - rsbcs r6, r3, r2, ror r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4d30 <__bss_end__@@Base+0xd7680> │ │ │ │ │ + addeq r3, r4, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - ldrtcc r2, [r4], #-34 @ 0xffffffde │ │ │ │ │ - teqcc r0, r5, lsr r0 │ │ │ │ │ - ldmdbcc r4!, {r5, r8, ip, sp} │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - ldrbvs r5, [r3, #-1314]! @ 0xfffffade │ │ │ │ │ - strbvs r2, [r4, #-114]! @ 0xffffff8e │ │ │ │ │ - strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ - rsbvc r2, pc, r4, rrx │ │ │ │ │ - strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ - rsbscs r7, r3, #-268435450 @ 0xf0000006 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - @ instruction: 0x37343133 │ │ │ │ │ - @ instruction: 0x31203931 │ │ │ │ │ - ldrcc r3, [r6, #-2352]! @ 0xfffff6d0 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - cmnvc r9, #35651584 @ 0x2200000 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r1, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strvc r6, [r0, -pc, ror #28]! │ │ │ │ │ - rsbcs r7, r8, r9, ror #8 │ │ │ │ │ - subcs r5, fp, #1442840576 @ 0x56000000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - eorscc r3, r7, #213909504 @ 0xcc00000 │ │ │ │ │ - ldrcc r2, [r1, #-57]! @ 0xffffffc7 │ │ │ │ │ - ldmdbcs r0!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - mrcvs 1, 3, r6, cr2, cr7, {2} │ │ │ │ │ - rsbcs r6, r7, r9, ror #28 │ │ │ │ │ - cmnvc r3, #322961408 @ 0x13400000 │ │ │ │ │ - cmnvc r5, #25427968 @ 0x1840000 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - ldmdacc r2!, {r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorscs r3, r9, r4, lsr r8 │ │ │ │ │ - ldmdbcs r7!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ - stmdbcs r9!, {r0, r3, r5, r9, fp} │ │ │ │ │ - @ instruction: 0x6c280a29 │ │ │ │ │ - stclcs 1, cr6, [r4, #-444]! @ 0xfffffe44 │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - cmnvc r1, #2949120 @ 0x2d0000 │ │ │ │ │ - rsbvs r7, r1, #104, 8 @ 0x68000000 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - stmdavc r1!, {r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - bcc 20309a4 <__bss_end__@@Base+0x19332f4> │ │ │ │ │ - stmdavc r1!, {r1, r3, r4, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - strbtvs r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ - strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ │ - stclvs 14, cr6, [r1, #-416]! @ 0xfffffe60 │ │ │ │ │ - stmdbvs r4!, {r0, r2, r5, r6, r8, sl, fp, sp}^ │ │ │ │ │ - strbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ - ldmdbcs r9!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ - strtvs r6, [sp], #-3686 @ 0xfffff19a │ │ │ │ │ - rsbsvc r6, r6, #105906176 @ 0x6500000 │ │ │ │ │ - stmdbvs r1!, {r0, r2, r3, r5, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x73207372 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, sp, pc, ror #28 │ │ │ │ │ - cmnvc r2, #1589248 @ 0x184000 │ │ │ │ │ - strmi r2, [sl], -r9, lsr #18 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ - strtvc r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ - svcvs 0x00705f6f │ │ │ │ │ - cmpvc pc, #108, 18 @ 0x1b0000 │ │ │ │ │ - ldrbvs r6, [r6, #-3183]! @ 0xfffff391 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r9], -r0, lsr #10 │ │ │ │ │ - eorscs r3, r9, r4, lsr r1 │ │ │ │ │ - ldmdacc r6!, {r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - beq 121f964 <__bss_end__@@Base+0xb222b4> │ │ │ │ │ - strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ - strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - rsbsvc r2, r4, #114 @ 0x72 │ │ │ │ │ - svcvs 0x00746769 │ │ │ │ │ - rsbscs r6, r3, #28416 @ 0x6f00 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - eorscc r3, r9, r6, lsr r8 │ │ │ │ │ - @ instruction: 0x33203639 │ │ │ │ │ - stmdbcs r9!, {r2, r4, r5, r8, ip, sp} │ │ │ │ │ - strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ - strvc r7, [r0, -pc, ror #4]! │ │ │ │ │ - strbtvs r7, [ip], #-623 @ 0xfffffd91 │ │ │ │ │ - rsbscs r6, r0, #1073741851 @ 0x4000001b │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - ldrcc r3, [r1, #-1588]! @ 0xfffff9cc │ │ │ │ │ - ldrtcc r3, [r2], #-288 @ 0xfffffee0 │ │ │ │ │ - stmdbcs r9!, {r0, r2, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ - strvc r7, [r0, -pc, ror #4]! │ │ │ │ │ - cmnvs r4, #-939524095 @ 0xc8000001 │ │ │ │ │ - eorcs r6, r2, r3, ror r5 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d53a0 <__bss_end__@@Base+0xd7cf0> │ │ │ │ │ - @ instruction: 0x36202233 │ │ │ │ │ - teqcc r0, r7, lsr r2 │ │ │ │ │ - teqcc r7, #52 @ 0x34 │ │ │ │ │ - stmdbcs r9!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ - bvc ff1f44 <__bss_end__@@Base+0x8f4894> │ │ │ │ │ - rsbvs r6, ip, #1654784 @ 0x194000 │ │ │ │ │ - strbvs r7, [r7, #-613]! @ 0xfffffd9b │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr2, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - ldmdacc r6!, {r1, r5, sp} │ │ │ │ │ - ldrtcc r3, [r1], #-1841 @ 0xfffff8cf │ │ │ │ │ - ldmdbcc r6!, {r5, r8, sl, ip, sp} │ │ │ │ │ - beq 121fa7c <__bss_end__@@Base+0xb223cc> │ │ │ │ │ - strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - cmnvc r1, #114 @ 0x72 │ │ │ │ │ - cmnvs r0, r9, ror sp │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ │ - eorscs r3, r4, r2, lsr r8 │ │ │ │ │ - stmdbcs r9!, {r3, r4, r5, r8, ip, sp} │ │ │ │ │ - strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svcvs 0x00756e69 │ │ │ │ │ + strtvs r7, [r0], #-885 @ 0xfffffc8b │ │ │ │ │ + rsbsvc r7, r4, #-1543503871 @ 0xa4000001 │ │ │ │ │ + ldrbtvc r6, [r5], #-617 @ 0xfffffd97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - stclvs 3, cr4, [pc, #-128]! @ 7d558c <__bss_end__@@Base+0xd7edc> │ │ │ │ │ - stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - ldclvs 14, cr4, [r5, #-128]! @ 0xffffff80 │ │ │ │ │ - cmnvc r2, #411041792 @ 0x18800000 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - eorscc r3, r1, #32, 8 @ 0x20000000 │ │ │ │ │ - eorscs r3, r3, r2, lsr r7 │ │ │ │ │ - ldmdbcc r0!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr2, {1} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - strtvs r7, [r0], -lr, ror #6 │ │ │ │ │ - strmi r7, [r0, -pc, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - eorcs r6, r2, r1, ror #28 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d54ac <__bss_end__@@Base+0xd7dfc> │ │ │ │ │ - @ instruction: 0x31202233 │ │ │ │ │ - ldrcc r3, [r2, #-1073]! @ 0xfffffbcf │ │ │ │ │ - teqcc r7, #54 @ 0x36 │ │ │ │ │ - stmdbcs r9!, {r1, r2, r4, r5, r9, ip, sp} │ │ │ │ │ - strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4d78 <__bss_end__@@Base+0xd76c8> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + stclvs 8, cr7, [r1, #-276]! @ 0xfffffeec │ │ │ │ │ + cmnvc r5, #112, 24 @ 0x7000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - ldclvs 14, cr4, [r5, #-128]! @ 0xffffff80 │ │ │ │ │ - cmnvc r2, #411041792 @ 0x18800000 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r9], -r0, lsr #6 │ │ │ │ │ - eorscs r3, r5, r8, lsr r6 │ │ │ │ │ - teqcc r8, r1, lsr r4 │ │ │ │ │ - beq 121fb78 <__bss_end__@@Base+0xb224c8> │ │ │ │ │ - strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - smcvs 13970 @ 0x3692 │ │ │ │ │ - svcvs 0x0073206c │ │ │ │ │ - ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00206e6f │ │ │ │ │ - stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ - rsbvc r6, r5, #106954752 @ 0x6600000 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strvs r6, [r0, #-3169]! @ 0xfffff39f │ │ │ │ │ - strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r9], -r0, lsr #18 │ │ │ │ │ - eorscs r3, r5, r7, lsr r8 │ │ │ │ │ - ldmdacc r7!, {r0, r4, r5, r8, r9, ip, sp} │ │ │ │ │ - beq 121fbf0 <__bss_end__@@Base+0xb22540> │ │ │ │ │ - strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - smcvs 13970 @ 0x3692 │ │ │ │ │ - svcvs 0x0073206c │ │ │ │ │ - ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00206e6f │ │ │ │ │ - cmnvc r5, r6, rrx │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - ldrcc r3, [r8, #-2105]! @ 0xfffff7c7 │ │ │ │ │ - @ instruction: 0x36203332 │ │ │ │ │ - ldmdbcs r4!, {r0, r2, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ - ldrbtvc r7, [r9], #-32 @ 0xffffffe0 │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r2], -r0, lsr #8 │ │ │ │ │ - eorscs r3, r6, r9, lsr r5 │ │ │ │ │ - teqcc r2, #-939524096 @ 0xc8000000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - stclvs 7, cr4, [r1, #-136]! @ 0xffffff78 │ │ │ │ │ - @ instruction: 0x6120616d │ │ │ │ │ - strtmi r6, [r0], -lr, ror #8 │ │ │ │ │ - svcvs 0x00746361 │ │ │ │ │ - @ instruction: 0x6c616972 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - eorcs r7, r2, lr, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + rsbvs r6, pc, #32, 6 @ 0x80000000 │ │ │ │ │ + rsbeq r6, r1, r9, ror ip │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5618 <__bss_end__@@Base+0xd7f68> │ │ │ │ │ - @ instruction: 0x37202231 │ │ │ │ │ - eorscc r3, r9, #-939524096 @ 0xc8000000 │ │ │ │ │ - ldmdbcc r3!, {r3, r4, r5, sp} │ │ │ │ │ - ldmdbcs r6!, {r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvs r6, r2, #-1073741807 @ 0xc0000011 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4da0 <__bss_end__@@Base+0xd76f0> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + blvs 20ad4a0 <__bss_end__@@Base+0x19afdf0> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - stclvs 15, cr6, [ip], #-268 @ 0xfffffef4 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - eorcs r6, r2, pc, ror #28 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5650 <__bss_end__@@Base+0xd7fa0> │ │ │ │ │ - strcc r2, [r0, #-562]! @ 0xfffffdce │ │ │ │ │ - ldmdacc r8!, {r0, r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - ldmdbcc r7!, {r1, r2, r4, r5, sp} │ │ │ │ │ - beq 121fcdc <__bss_end__@@Base+0xb2262c> │ │ │ │ │ - strbvs r2, [r7, #-552] @ 0xfffffdd8 │ │ │ │ │ - cmnvs r2, lr, ror #8 │ │ │ │ │ - strbvc r2, [r5], -lr, rrx │ │ │ │ │ - cmnvs r5, r1, ror #24 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbvc r4, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - eorcs r7, r2, sp, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ + addeq r7, r0, r4, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d568c <__bss_end__@@Base+0xd7fdc> │ │ │ │ │ - @ instruction: 0x31202233 │ │ │ │ │ - ldrtcc r3, [r1], #-307 @ 0xfffffecd │ │ │ │ │ - eorscc r2, r3, r1, lsr r0 │ │ │ │ │ - stmdbcs r9!, {r4, r5, r8, r9, ip, sp} │ │ │ │ │ - strmi r2, [r2, -sl, lsl #16]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - stcmi 14, cr6, [r0, #-388]! @ 0xfffffe7c │ │ │ │ │ - rsbcs r6, r5, pc, ror #8 │ │ │ │ │ - strbtvc r7, [r9], #-1875 @ 0xfffff8ad │ │ │ │ │ - cmnvc r5, #6488064 @ 0x630000 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r2, r0, lsr #2 │ │ │ │ │ - eorscs r3, r0, r7, lsr r5 │ │ │ │ │ - @ instruction: 0x36373831 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - cdpvs 7, 6, cr4, cr5, cr2, {1} │ │ │ │ │ - mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ - ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ - strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - eorscc r2, r1, #34 @ 0x22 │ │ │ │ │ - teqcc r6, r3, lsr r7 │ │ │ │ │ - ldrcc r3, [r2, -r0, lsr #14]! │ │ │ │ │ - beq 121fda0 <__bss_end__@@Base+0xb226f0> │ │ │ │ │ - cdpvs 2, 4, cr2, cr7, cr8, {1} │ │ │ │ │ - svcvs 0x006c7075 │ │ │ │ │ - subvc r2, pc, r4, ror r0 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4dc0 <__bss_end__@@Base+0xd7710> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - ldrcc r2, [r5, -r2, lsr #32]! │ │ │ │ │ - teqcc r0, #12845056 @ 0xc40000 │ │ │ │ │ - teqcc r0, r0, lsr #2 │ │ │ │ │ - stmdbcs r9!, {r0, r2, r4, r5, ip, sp} │ │ │ │ │ - strmi r2, [r2, -sl, lsl #16]! │ │ │ │ │ - ldclvs 5, cr7, [r0], #-440 @ 0xfffffe48 │ │ │ │ │ - subsvc r7, pc, pc, ror #8 │ │ │ │ │ - cmnvc r5, #105 @ 0x69 │ │ │ │ │ - rsbvc r4, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - rsbscs r6, r4, sp, ror #2 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ + cmnvs ip, r5, ror #24 │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 7d4a2a <__bss_end__@@Base+0xd737a> │ │ │ │ │ + subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - ldmdacc r5!, {r1, r5, sp} │ │ │ │ │ - @ instruction: 0x36373132 │ │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #2 │ │ │ │ │ - beq 121fe18 <__bss_end__@@Base+0xb22768> │ │ │ │ │ - subvc r2, r7, #40, 4 @ 0x80000002 │ │ │ │ │ - stmdbvs r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - stclvs 14, cr6, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ - cmnvc r9, #-469762047 @ 0xe4000001 │ │ │ │ │ - rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ - cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ - ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ - cdpvs 4, 7, cr6, cr9, cr0, {1} │ │ │ │ │ - cmnvs r9, #6208 @ 0x1840 │ │ │ │ │ - @ instruction: 0x73206c61 │ │ │ │ │ - ldrbvs r7, [r4, #-889]! @ 0xfffffc87 │ │ │ │ │ - eorcs r7, r2, sp, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + addeq lr, r0, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d57d0 <__bss_end__@@Base+0xd8120> │ │ │ │ │ - eorcc r2, r0, #805306371 @ 0x30000003 │ │ │ │ │ - eorscc r3, r2, r9, lsr r2 │ │ │ │ │ - teqcc r3, #32, 12 @ 0x2000000 │ │ │ │ │ - beq 121fe74 <__bss_end__@@Base+0xb227c4> │ │ │ │ │ - stmdbvc r8, {r3, r5, r9, sp}^ │ │ │ │ │ - @ instruction: 0x67726570 │ │ │ │ │ - strbvs r6, [sp, #-3941]! @ 0xfffff09b │ │ │ │ │ - cmnvs r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - eorcs r7, r2, lr, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4df8 <__bss_end__@@Base+0xd7748> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ + rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ + addeq r7, r0, r5, ror #6 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d580c <__bss_end__@@Base+0xd815c> │ │ │ │ │ - @ instruction: 0x37202231 │ │ │ │ │ - ldmdacc r6!, {r0, r3, r4, r5, ip, sp} │ │ │ │ │ - ldrcc r2, [r6, #-54]! @ 0xffffffca │ │ │ │ │ - stmdbcs r9!, {r1, r4, r5, r9, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ - strbvs r6, [r9, #-1641]! @ 0xfffff997 │ │ │ │ │ - eorcs r7, r2, r2, ror r3 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4e18 <__bss_end__@@Base+0xd7768> │ │ │ │ │ + addeq lr, r0, r1, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cmnvs r4, r4, ror #2 │ │ │ │ │ + cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ + ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + addeq lr, r0, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d583c <__bss_end__@@Base+0xd818c> │ │ │ │ │ - eorcc r2, r0, #268435459 @ 0x10000003 │ │ │ │ │ - teqcc r7, #802816 @ 0xc4000 │ │ │ │ │ - teqcc r2, r8, lsr r0 │ │ │ │ │ - stmdbcs r9!, {r0, r2, r4, r5, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - ldrbvc r6, [r1, #-1390]! @ 0xfffffa92 │ │ │ │ │ - strbtvc r6, [r9], #-3169 @ 0xfffff39f │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr9, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - eorscc r2, r2, #34 @ 0x22 │ │ │ │ │ - ldmdacc r5!, {r1, r4, r5, ip, sp} │ │ │ │ │ - ldmdbcc r6!, {r5, r8, ip, sp} │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - ldrbvc r7, [r2, #-613]! @ 0xfffffd9b │ │ │ │ │ - rsbscs r7, r3, #112, 8 @ 0x70000000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - ldmdacc r3!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - stmdbcc r0!, {r3, r4, r5, r9, ip, sp} │ │ │ │ │ - stmdbcs r9!, {r2, r4, r5, fp, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ - rsbcs r6, r5, r9, ror #26 │ │ │ │ │ - ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - rsbscs r6, r4, #1616 @ 0x650 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - @ instruction: 0x36323733 │ │ │ │ │ - stmdbcc r0!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - stmdbcs r9!, {r0, r1, r2, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - @ instruction: 0x41206f74 │ │ │ │ │ - cdpvs 6, 6, cr6, cr9, cr6, {3} │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr5, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ - teqcc r6, r2, lsr #32 │ │ │ │ │ - eorscs r3, r6, r2, lsr r2 │ │ │ │ │ - ldmdbcs r6!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r2], #-1056 @ 0xfffffbe0 │ │ │ │ │ - @ instruction: 0x36203133 │ │ │ │ │ - beq 121fffc <__bss_end__@@Base+0xb2294c> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d5b28 <__bss_end__@@Base+0xd8478> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - stmdbvs r4, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ - rsbvc r6, r5, #106954752 @ 0x6600000 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strmi r6, [r0, #-3169]! @ 0xfffff39f │ │ │ │ │ - strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - eorscc r3, r6, #32, 18 @ 0x80000 │ │ │ │ │ - eorscs r3, r7, r5, lsr r9 │ │ │ │ │ - ldmdbcs r2!, {r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4e58 <__bss_end__@@Base+0xd77a8> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - @ instruction: 0x6120736e │ │ │ │ │ - stmdbmi r0!, {r1, r2, r3, r5, r6, sl, sp, lr} │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - cmnvc ip, #-2147483620 @ 0x8000001c │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - eorscc r3, r0, r0, lsr #16 │ │ │ │ │ - eorscs r3, r1, r3, lsr r0 │ │ │ │ │ - ldrtcc r3, [r8], #-2099 @ 0xfffff7cd │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ - cmnvc r3, #478150656 @ 0x1c800000 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldrcc r3, [r1, #-544]! @ 0xfffffde0 │ │ │ │ │ - eorscs r3, r9, r7, lsr r2 │ │ │ │ │ - eorscc r3, r7, #822083584 @ 0x31000000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ 7d55f4 <__bss_end__@@Base+0xd7f44> │ │ │ │ │ - rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbvc r7, r5, #32, 6 @ 0x80000000 │ │ │ │ │ - rsbscs r6, r3, #440401920 @ 0x1a400000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - @ instruction: 0x37383632 │ │ │ │ │ - @ instruction: 0x33203032 │ │ │ │ │ - stmdbcs r9!, {r4, r5, r8, r9, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - qsub16mi r6, r0, r4 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - eorcs r6, r2, pc, ror #28 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ + addeq r7, r0, pc, ror #14 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5ac0 <__bss_end__@@Base+0xd8410> │ │ │ │ │ - strtcc r2, [r0], #-562 @ 0xfffffdce │ │ │ │ │ - @ instruction: 0x37383539 │ │ │ │ │ - teqcc r8, #57 @ 0x39 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - cdpvs 7, 6, cr4, cr5, cr0, {1} │ │ │ │ │ - mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r1, #32, 2 │ │ │ │ │ - eorscs r3, r8, r6, lsr r9 │ │ │ │ │ - ldmdbcs r7!, {r2, r4, r5, r9, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4e90 <__bss_end__@@Base+0xd77e0> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ - strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - rsbcs r6, lr, #420 @ 0x1a4 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - teqcc r0, #56, 10 @ 0xe000000 │ │ │ │ │ - stmdacc r0!, {r0, r3, r4, r5, ip, sp} │ │ │ │ │ - stmdbcs r9!, {r2, r4, r5, r8, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stcmi 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ - ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r3, ror #10 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - @ instruction: 0x41207261 │ │ │ │ │ - rsbvs r6, r5, #108, 14 @ 0x1b00000 │ │ │ │ │ - eorcs r6, r2, r2, ror r1 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ + rsbeq r6, fp, r1, ror #6 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5b88 <__bss_end__@@Base+0xd84d8> │ │ │ │ │ - @ instruction: 0x37202232 │ │ │ │ │ - @ instruction: 0x31203435 │ │ │ │ │ - stmdbcs r9!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stcmi 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - rsbscs r2, r3, r1, ror #14 │ │ │ │ │ - cmnvs r4, r4, asr #2 │ │ │ │ │ - ldrbvs r6, [r3, #-354]! @ 0xfffffe9e │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r6], #-1056 @ 0xfffffbe0 │ │ │ │ │ - eorscs r3, r2, r9, lsr r5 │ │ │ │ │ - stmdbcs r9!, {r0, r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stcmi 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ - strbvs r7, [r3, #-873]! @ 0xfffffc97 │ │ │ │ │ - cdpvs 12, 6, cr6, cr1, cr12, {3} │ │ │ │ │ - cmnvc r5, #404 @ 0x194 │ │ │ │ │ - ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r9, r0, lsr #6 │ │ │ │ │ - eorscs r3, r7, r4, lsr r5 │ │ │ │ │ - ldmdbcs r2!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - subpl r4, r5, pc, asr #8 │ │ │ │ │ - subcs r4, fp, #67108865 @ 0x4000001 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - ldrtcc r3, [r9], #-1331 @ 0xfffffacd │ │ │ │ │ - @ instruction: 0x31203038 │ │ │ │ │ - ldmdbcs r7!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4ec8 <__bss_end__@@Base+0xd7818> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 7d5e2c <__bss_end__@@Base+0xd877c> │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r1, #32, 10 @ 0x8000000 │ │ │ │ │ - eorscs r3, r8, r3, lsr r1 │ │ │ │ │ - eorscc r3, r3, #209715200 @ 0xc800000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - stclvs 0, cr5, [pc], #-128 @ 7d5de8 <__bss_end__@@Base+0xd8738> │ │ │ │ │ - stclvs 14, cr6, [pc, #-484]! @ 7d5c88 <__bss_end__@@Base+0xd85d8> │ │ │ │ │ - cmnvc ip, #1073741850 @ 0x4000001a │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - ldrcc r3, [r2, #-1568]! @ 0xfffff9e0 │ │ │ │ │ - eorscs r3, r7, r1, lsr r7 │ │ │ │ │ - ldrcc r3, [r4, #-2354]! @ 0xfffff6ce │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - svcvs 0x00725020 │ │ │ │ │ - stclvs 2, cr7, [r1, #-412]! @ 0xfffffe64 │ │ │ │ │ - svcvs 0x006c4620 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr7, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ - ldmdacc r5!, {r1, r5, sp} │ │ │ │ │ - eorscc r3, r4, #48, 16 @ 0x300000 │ │ │ │ │ - ldrtcc r3, [r6], #-288 @ 0xfffffee0 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - cmpmi r5, r0, lsr #2 │ │ │ │ │ - movtmi r5, #4164 @ 0x1044 │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr11, {2} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - ldmdacc r8!, {r1, r5, sp} │ │ │ │ │ - eorscc r3, r5, #-1879048189 @ 0x90000003 │ │ │ │ │ - ldrcc r3, [r0, #-1056]! @ 0xfffffbe0 │ │ │ │ │ - beq 12203e4 <__bss_end__@@Base+0xb22d34> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d5f18 <__bss_end__@@Base+0xd8868> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - ldrbvc r2, [r2, #-111] @ 0xffffff91 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - ldrbtvc r6, [r4], #-336 @ 0xfffffeb0 │ │ │ │ │ - cmnvc lr, #1342177286 @ 0x50000006 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - ldmdbcc r9!, {r5, r8, r9, ip, sp} │ │ │ │ │ - eorscs r3, r0, r1, lsr r1 │ │ │ │ │ - ldmdbcs r0!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - eorcs r7, r2, r5, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ + ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ + cmnvc r9, #32, 8 @ 0x20000000 │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + svcvs 0x00697475 │ │ │ │ │ + addeq r7, r0, lr, ror #6 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5dc8 <__bss_end__@@Base+0xd8718> │ │ │ │ │ - eorcc r2, r0, #536870915 @ 0x20000003 │ │ │ │ │ - eorscc r3, r0, r4, lsr r0 │ │ │ │ │ - ldmdbcc r3!, {r1, r4, r5, sp} │ │ │ │ │ - beq 1220464 <__bss_end__@@Base+0xb22db4> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d5f98 <__bss_end__@@Base+0xd88e8> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - ldrbvs r2, [r3, #-111] @ 0xffffff91 │ │ │ │ │ - eorcs r7, r2, r4, ror r3 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4f10 <__bss_end__@@Base+0xd7860> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + blvs 20ad610 <__bss_end__@@Base+0x19aff60> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ + cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + addeq lr, r0, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5e00 <__bss_end__@@Base+0xd8750> │ │ │ │ │ - strtcc r2, [r0], #-562 @ 0xfffffdce │ │ │ │ │ - @ instruction: 0x36303234 │ │ │ │ │ - eorscc r2, r7, r2, lsr r0 │ │ │ │ │ - stmdbcs r9!, {r0, r2, r4, r5, fp, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - @ instruction: 0x53206f74 │ │ │ │ │ - ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr14, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - ldrcc r2, [r3, #-34]! @ 0xffffffde │ │ │ │ │ - @ instruction: 0x36363133 │ │ │ │ │ - ldrcc r3, [r8, #-2336]! @ 0xfffff6e0 │ │ │ │ │ - beq 12204f0 <__bss_end__@@Base+0xb22e40> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6014 <__bss_end__@@Base+0xd8964> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - subsvc r2, r3, pc, rrx │ │ │ │ │ - cmnvs r9, r5, ror #6 │ │ │ │ │ - strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - ldmdbcc r9!, {r0, r1, r2, r4, r5, ip, sp} │ │ │ │ │ - eorcc r3, r0, #230686720 @ 0xdc00000 │ │ │ │ │ - ldmdbcs r1!, {r4, r5, fp, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4f38 <__bss_end__@@Base+0xd7888> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - eorpl r6, r0, lr, ror #14 │ │ │ │ │ - strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr7, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - ldrtcc r2, [r5], #-34 @ 0xffffffde │ │ │ │ │ - eorscc r3, r9, #268435459 @ 0x10000003 │ │ │ │ │ - ldrcc r3, [r2, -r0, lsr #6]! │ │ │ │ │ - beq 1220578 <__bss_end__@@Base+0xb22ec8> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d60a0 <__bss_end__@@Base+0xd89f0> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - ldmdbvc r3, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ - strbtvc r6, [r5], #-3437 @ 0xfffff293 │ │ │ │ │ - cmnvc r5, #1867776 @ 0x1c8000 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - eorscc r3, r3, #32, 6 @ 0x80000000 │ │ │ │ │ - eorscs r3, r8, r1, lsr r1 │ │ │ │ │ - teqcc r1, #-1006632960 @ 0xc4000000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ - eorcs r7, r2, r4, ror r3 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvc r6, sp, r8, ror #30 │ │ │ │ │ + rsbeq r6, fp, r1, ror #6 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d5f48 <__bss_end__@@Base+0xd8898> │ │ │ │ │ - @ instruction: 0x36202233 │ │ │ │ │ - teqcc r5, r4, lsr r7 │ │ │ │ │ - ldrcc r2, [r3, #-48]! @ 0xffffffd0 │ │ │ │ │ - stmdbcs r9!, {r0, r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - @ instruction: 0x61206f74 │ │ │ │ │ - rsbvs r6, r5, #108, 14 @ 0x1b00000 │ │ │ │ │ - cmnvs r9, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldrbtvc r6, [r8], #-1312 @ 0xfffffae0 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - eorscc r3, r9, #884736 @ 0xd8000 │ │ │ │ │ - @ instruction: 0x33203636 │ │ │ │ │ - ldmdbcs r1!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ - rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - rsbscs r6, r9, #108, 2 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - ldrcc r3, [r1, #-822]! @ 0xfffffcca │ │ │ │ │ - eorcc r3, r0, #884736 @ 0xd8000 │ │ │ │ │ - ldmdbcs r4!, {r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4f70 <__bss_end__@@Base+0xd78c0> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - eorcs r6, r2, r0, ror r1 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ + rsbeq r7, r7, r5, ror #4 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d600c <__bss_end__@@Base+0xd895c> │ │ │ │ │ - @ instruction: 0x36202232 │ │ │ │ │ - ldmdacc r7!, {r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ - @ instruction: 0x37332037 │ │ │ │ │ - beq 12206b0 <__bss_end__@@Base+0xb23000> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d61dc <__bss_end__@@Base+0xd8b2c> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - strbtvc r2, [r1], #-111 @ 0xffffff91 │ │ │ │ │ - svcvs 0x00736e65 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr2, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ - teqcc r2, r2, lsr #32 │ │ │ │ │ - @ instruction: 0x37363038 │ │ │ │ │ - eorscc r3, r8, r0, lsr #6 │ │ │ │ │ - beq 12206d4 <__bss_end__@@Base+0xb23024> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6218 <__bss_end__@@Base+0xd8b68> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - strbvs r2, [r3, #-111]! @ 0xffffff91 │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r6], #-1568 @ 0xfffff9e0 │ │ │ │ │ - eorscs r3, r4, r7, lsr r3 │ │ │ │ │ - ldrtcc r3, [r6], #-1843 @ 0xfffff8cd │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - rsbvs r6, pc, #32, 6 @ 0x80000000 │ │ │ │ │ - rsbcs r6, r1, #30976 @ 0x7900 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - eorscc r3, r0, r6, lsr r7 │ │ │ │ │ - eorcc r3, r0, #901120 @ 0xdc000 │ │ │ │ │ - ldmdbcs r1!, {r0, r1, r4, r5, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svcpl 0x00626972 │ │ │ │ │ - rsbcs r6, r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - ldrcc r3, [r1, #-2358]! @ 0xfffff6ca │ │ │ │ │ - strcc r3, [r0, #-307]! @ 0xfffffecd │ │ │ │ │ - ldmdbcs r2!, {r0, r2, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, #460 @ 0x1cc │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - ldrcc r3, [r2, #-1329]! @ 0xfffffacf │ │ │ │ │ - strtcc r3, [r0], #-562 @ 0xfffffdce │ │ │ │ │ - ldmdbcs r4!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ - ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ - rsbcs r7, r5, #110100480 @ 0x6900000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - @ instruction: 0x37363037 │ │ │ │ │ - strtcc r3, [r0], #-1331 @ 0xfffffacd │ │ │ │ │ - ldmdbcs r1!, {r0, r3, r4, r5, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ - rsbcs r6, r2, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - @ instruction: 0x37303038 │ │ │ │ │ - strcc r3, [r0, #-1080]! @ 0xfffffbc8 │ │ │ │ │ - ldmdbcs r8!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4fa8 <__bss_end__@@Base+0xd78f8> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ - eorscc r3, r3, #32, 18 @ 0x80000 │ │ │ │ │ - eorscs r3, r1, r6, lsr r8 │ │ │ │ │ - eorscc r3, r5, r2, lsr r2 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - cmnvs r2, r0, lsr #8 │ │ │ │ │ - rsbcs r6, r6, #1996488704 @ 0x77000000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - @ instruction: 0x37353731 │ │ │ │ │ - @ instruction: 0x37312037 │ │ │ │ │ - stmdbcs r9!, {r0, r2, r4, r5, sl, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - strvs r6, [r0, #-3956]! @ 0xfffff08c │ │ │ │ │ - stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - eorcs r7, r2, r4, ror r3 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ + addeq lr, r0, r1, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6264 <__bss_end__@@Base+0xd8bb4> │ │ │ │ │ - strcc r2, [r0, #-563]! @ 0xfffffdcd │ │ │ │ │ - @ instruction: 0x36393034 │ │ │ │ │ - ldmdbcc r4!, {r5, r8, r9, ip, sp} │ │ │ │ │ - beq 1220910 <__bss_end__@@Base+0xb23260> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6434 <__bss_end__@@Base+0xd8d84> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - cmnvs r6, pc, rrx │ │ │ │ │ - @ instruction: 0x46207473 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - strtvc r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - eorscc r3, r7, #32, 18 @ 0x80000 │ │ │ │ │ - eorscs r3, r0, r5, lsr r3 │ │ │ │ │ - ldmdbcs r4!, {r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvs lr, r6, ror #18 │ │ │ │ │ - rsbcs r6, r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - @ instruction: 0x37323539 │ │ │ │ │ - @ instruction: 0x36342038 │ │ │ │ │ - beq 1220988 <__bss_end__@@Base+0xb232d8> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d64b8 <__bss_end__@@Base+0xd8e08> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - rsbvc r2, r6, #111 @ 0x6f │ │ │ │ │ - cmnvs r4, r1, ror #6 │ │ │ │ │ - eorcs r7, r2, ip, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d4fd8 <__bss_end__@@Base+0xd7928> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ + strbvs r6, [r4, #-3917]! @ 0xfffff0b3 │ │ │ │ │ + ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ + strbvs r6, [r8, #-884]! @ 0xfffffc8c │ │ │ │ │ + addeq lr, r0, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6324 <__bss_end__@@Base+0xd8c74> │ │ │ │ │ - @ instruction: 0x31202233 │ │ │ │ │ - teqcc r0, r0, lsr r7 │ │ │ │ │ - ldmdacc r4!, {r2, r4, r5, sp} │ │ │ │ │ - beq 12209c0 <__bss_end__@@Base+0xb23310> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d64f4 <__bss_end__@@Base+0xd8e44> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - rsbvc r2, r7, #111 @ 0x6f │ │ │ │ │ - cmnvc r8, #97 @ 0x61 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - ldrcc r3, [r3, -r0, lsr #2]! │ │ │ │ │ - eorscs r3, r3, r9, lsr r8 │ │ │ │ │ - ldmdbcs r6!, {r0, r3, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d5000 <__bss_end__@@Base+0xd7950> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbscs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - @ instruction: 0x37303931 │ │ │ │ │ - @ instruction: 0x31203136 │ │ │ │ │ - ldmdbcs r5!, {r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ + strbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ + addeq lr, r0, r4, ror r5 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d5038 <__bss_end__@@Base+0xd7988> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r6, sp, r8, ror #30 │ │ │ │ │ - rsbcs r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - eorscc r3, r7, r2, lsr r0 │ │ │ │ │ - @ instruction: 0x31203036 │ │ │ │ │ - stmdbcs r9!, {r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stmdbvs r0!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr} │ │ │ │ │ - rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - rsbcs r6, ip, #112, 30 @ 0x1c0 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - ldmdbcc r5!, {r1, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcc r3, r0, #-469762048 @ 0xe4000000 │ │ │ │ │ - stmdbcs r9!, {r0, r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stmdbvs r0!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr} │ │ │ │ │ - cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ - eorcs r7, r2, pc, ror #4 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d644c <__bss_end__@@Base+0xd8d9c> │ │ │ │ │ - @ instruction: 0x36202232 │ │ │ │ │ - ldrcc r3, [r7, #-567]! @ 0xfffffdc9 │ │ │ │ │ - ldrcc r3, [r2, #-288]! @ 0xfffffee0 │ │ │ │ │ - stmdbcs r9!, {r0, r3, r4, r5, r9, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stcvs 15, cr6, [r0], #-464 @ 0xfffffe30 │ │ │ │ │ - cmnvs r1, #97 @ 0x61 │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr11, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - teqcc r2, #34 @ 0x22 │ │ │ │ │ - eorscc r3, r5, #49 @ 0x31 │ │ │ │ │ - ldmdbcc r8!, {r5, r8, ip, sp} │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - strbtvs r6, [r2], -r0, lsr #24 │ │ │ │ │ - eorcs r7, r2, r7, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + addeq r7, r0, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d64c0 <__bss_end__@@Base+0xd8e10> │ │ │ │ │ - eorcc r2, r0, #805306371 @ 0x30000003 │ │ │ │ │ - @ instruction: 0x36343535 │ │ │ │ │ - eorscc r2, r9, r1, lsr r0 │ │ │ │ │ - beq 1220b54 <__bss_end__@@Base+0xb234a4> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6690 <__bss_end__@@Base+0xd8fe0> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - stmdbvs ip!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ - rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ - strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ - rsbcs r7, r1, #536870918 @ 0x20000006 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - ldmdacc r3!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - strtcc r3, [r0], #-309 @ 0xfffffecb │ │ │ │ │ - ldmdbcs r4!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d5060 <__bss_end__@@Base+0xd79b0> │ │ │ │ │ + addeq lr, r0, r2, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - ldrcc r3, [r0, -r0, lsr #6]! │ │ │ │ │ - eorscs r3, r8, r0, lsr r7 │ │ │ │ │ - ldmdbcs r9!, {r0, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - rsbcs r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - ldrtcc r3, [r2], #-819 @ 0xfffffccd │ │ │ │ │ - @ instruction: 0x31203034 │ │ │ │ │ - stmdbcs r9!, {r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - stcvs 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ - ldrbtvc r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ - eorcs r6, r2, pc, ror #28 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d65b4 <__bss_end__@@Base+0xd8f04> │ │ │ │ │ - @ instruction: 0x33202233 │ │ │ │ │ - @ instruction: 0x37323933 │ │ │ │ │ - @ instruction: 0x36312032 │ │ │ │ │ - beq 1220c5c <__bss_end__@@Base+0xb235ac> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6784 <__bss_end__@@Base+0xd90d4> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - strbvc r2, [lr, #-111]! @ 0xffffff91 │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d5098 <__bss_end__@@Base+0xd79e8> │ │ │ │ │ + addeq lr, r0, r3, lsr r5 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ - strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ - cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - @ instruction: 0x6c616974 │ │ │ │ │ - ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - eorcs r7, r2, lr, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6614 <__bss_end__@@Base+0xd8f64> │ │ │ │ │ - stmdbcc r0!, {r0, r4, r5, r9, sp} │ │ │ │ │ - eorscc r3, r5, #239075328 @ 0xe400000 │ │ │ │ │ - eorscc r2, r1, r2, lsr r0 │ │ │ │ │ - stmdbcs r9!, {r0, r3, r4, r5, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - mcrvs 15, 1, r6, cr0, cr4, {3} │ │ │ │ │ - rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ - stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ - eorcs r6, r2, r9, ror #30 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvc r6, sp, r3, ror r9 │ │ │ │ │ + rsbseq r6, r8, ip, ror #10 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6654 <__bss_end__@@Base+0xd8fa4> │ │ │ │ │ - @ instruction: 0x33202233 │ │ │ │ │ - eorscc r3, r4, r4, lsr r3 │ │ │ │ │ - eorscc r2, r4, r4, lsr r0 │ │ │ │ │ - stmdbcs r9!, {r1, r2, r4, r5, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - svcvs 0x00206f74 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ - ldrbtvc r7, [r3], #-2419 @ 0xfffff68d │ │ │ │ │ - eorcs r6, r2, r5, ror #26 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d50d0 <__bss_end__@@Base+0xd7a20> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + ldrbvs r6, [r2, #-2372]! @ 0xfffff6bc │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + rsbvc r2, pc, r9, ror r0 @ │ │ │ │ │ + strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6698 <__bss_end__@@Base+0xd8fe8> │ │ │ │ │ - @ instruction: 0x33202233 │ │ │ │ │ - ldrtcc r3, [r6], #-2102 @ 0xfffff7ca │ │ │ │ │ - @ instruction: 0x37312030 │ │ │ │ │ - beq 1220d3c <__bss_end__@@Base+0xb2368c> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6868 <__bss_end__@@Base+0xd91b8> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - rsbvc r2, pc, pc, rrx │ │ │ │ │ - strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ - rsbscs r7, r3, #-268435450 @ 0xf0000006 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - ldrcc r3, [r7, #-1842]! @ 0xfffff8ce │ │ │ │ │ - strtcc r3, [r0], #-1586 @ 0xfffff9ce │ │ │ │ │ - ldmdbcs r5!, {r4, r5, r9, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d50f8 <__bss_end__@@Base+0xd7a48> │ │ │ │ │ + @ instruction: 0xffffff33 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ - eorvc r6, r0, r1, ror #24 │ │ │ │ │ - cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ - cmnvs r9, pc, ror #26 │ │ │ │ │ - eorcs r7, r2, ip, ror #6 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + ldrbtvc r6, [r2], #-3910 @ 0xfffff0ba │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ + rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ + andeq r7, r0, r5, ror r4 │ │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6720 <__bss_end__@@Base+0xd9070> │ │ │ │ │ - @ instruction: 0x33202233 │ │ │ │ │ - ldrcc r3, [r3, #-823]! @ 0xfffffcc9 │ │ │ │ │ - @ instruction: 0x37312034 │ │ │ │ │ - ldmdbcs r0!, {r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d5138 <__bss_end__@@Base+0xd7a88> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ - stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ - mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ - mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ - eorcs r7, r2, r4, ror r3 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ + rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ + rsbseq r6, r9, ip, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6768 <__bss_end__@@Base+0xd90b8> │ │ │ │ │ - strcc r2, [r0, #-563]! @ 0xfffffdcd │ │ │ │ │ - @ instruction: 0x37343837 │ │ │ │ │ - ldrcc r3, [r5, -r0, lsr #8]! │ │ │ │ │ - beq 1220dfc <__bss_end__@@Base+0xb2374c> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6938 <__bss_end__@@Base+0xd9288> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - cmnvc r0, #111 @ 0x6f │ │ │ │ │ - eorcs r7, r2, ip, ror #2 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d5170 <__bss_end__@@Base+0xd7ac0> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmnvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + andeq r6, r0, r0, ror r1 │ │ │ │ │ + andeq r0, r0, r9, lsl #1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d67a0 <__bss_end__@@Base+0xd90f0> │ │ │ │ │ - strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ - ldrcc r3, [r0, #-2353]! @ 0xfffff6cf │ │ │ │ │ - teqcc r3, #55 @ 0x37 │ │ │ │ │ - beq 1220e48 <__bss_end__@@Base+0xb23798> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6970 <__bss_end__@@Base+0xd92c0> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - ldmdbvc r0!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ - mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ - strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr5, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - eorscc r2, r4, #34 @ 0x22 │ │ │ │ │ - ldmdacc r5!, {r2, r4, r5, r9, ip, sp} │ │ │ │ │ - ldrtcc r3, [r4], -r0, lsr #4 │ │ │ │ │ - beq 1220e78 <__bss_end__@@Base+0xb237c8> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d69b0 <__bss_end__@@Base+0xd9300> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ - strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr8, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - ldrcc r2, [r4, #-34]! @ 0xffffffde │ │ │ │ │ - ldmdbcc r0!, {r0, r1, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - ldmdbcc r9!, {r5, r8, ip, sp} │ │ │ │ │ - beq 1220ea8 <__bss_end__@@Base+0xb237f8> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d69ec <__bss_end__@@Base+0xd933c> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ - stmdbvs ip!, {r0, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, r6, ror #18 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - eorscc r3, r6, #32, 8 @ 0x20000000 │ │ │ │ │ - eorscs r3, r9, r6, lsr r6 │ │ │ │ │ - ldmdbcs r0!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7d51a8 <__bss_end__@@Base+0xd7af8> │ │ │ │ │ + andeq r1, r2, r2, lsr ip │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ - ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - ldmdacc r4!, {r1, r5, sp} │ │ │ │ │ - eorscc r3, r8, #52, 6 @ 0xd0000000 │ │ │ │ │ - teqcc r8, #32, 10 @ 0x8000000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - svcvs 0x0074206e │ │ │ │ │ - cmnvs r4, r0, lsr #6 │ │ │ │ │ - eorcs r7, r2, r4, ror r3 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d68d4 <__bss_end__@@Base+0xd9224> │ │ │ │ │ - strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ - ldrtcc r3, [r0], #-1337 @ 0xfffffac7 │ │ │ │ │ - ldmdbcc r9!, {r1, r2, r4, r5, sp} │ │ │ │ │ - beq 1220f70 <__bss_end__@@Base+0xb238c0> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6aa4 <__bss_end__@@Base+0xd93f4> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - rsbsvc r2, r4, #111 @ 0x6f │ │ │ │ │ - svcvs 0x00746769 │ │ │ │ │ - rsbscs r6, r3, #28416 @ 0x6f00 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - eorscc r3, r8, #3538944 @ 0x360000 │ │ │ │ │ - @ instruction: 0x36203639 │ │ │ │ │ - stmdbcs r9!, {r4, r5, r9, sl, ip, sp} │ │ │ │ │ - stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ - svcvs 0x0072746e │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - @ instruction: 0x77206f74 │ │ │ │ │ - cmnvs r4, #-939524095 @ 0xc8000001 │ │ │ │ │ - eorcs r6, r2, r3, ror r5 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d694c <__bss_end__@@Base+0xd929c> │ │ │ │ │ - @ instruction: 0x36202233 │ │ │ │ │ - teqcc r0, r7, lsr r1 │ │ │ │ │ - @ instruction: 0x37382036 │ │ │ │ │ - beq 1220fe8 <__bss_end__@@Base+0xb23938> │ │ │ │ │ - cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ - strbtvs r7, [pc], #-628 @ 7d6b1c <__bss_end__@@Base+0xd946c> │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ - ldrbvs r2, [sl, #-111]! @ 0xffffff91 │ │ │ │ │ - strbvs r6, [r2, #-3177]! @ 0xfffff397 │ │ │ │ │ - rsbvc r6, r5, #29884416 @ 0x1c80000 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - ldmdbcc r7!, {r5, r9, sl, ip, sp} │ │ │ │ │ - eorscs r3, r8, r7, lsr r2 │ │ │ │ │ - @ instruction: 0x36303831 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - stmdbvc r5!, {r1, r5, r8, r9, fp, lr}^ │ │ │ │ │ - ldrbtvs r6, [r2], #-3959 @ 0xfffff089 │ │ │ │ │ - stclvs 3, cr4, [pc, #-128]! @ 7d6ae0 <__bss_end__@@Base+0xd9430> │ │ │ │ │ - strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ - teqcc r6, r2, lsr #32 │ │ │ │ │ - teqcc r5, #57 @ 0x39 │ │ │ │ │ - ldmdbcc r1!, {r5, r9, ip, sp} │ │ │ │ │ - beq 122106c <__bss_end__@@Base+0xb239bc> │ │ │ │ │ - stmdbvs ip, {r3, r5, r9, sp}^ │ │ │ │ │ - @ instruction: 0x61207073 │ │ │ │ │ - stcmi 4, cr6, [r0, #-440]! @ 0xfffffe48 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr1, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ - ldrcc r2, [r5, -r2, lsr #32]! │ │ │ │ │ - eorscc r3, r1, #55574528 @ 0x3500000 │ │ │ │ │ - ldrcc r3, [r9, #-800]! @ 0xfffffce0 │ │ │ │ │ - beq 122109c <__bss_end__@@Base+0xb239ec> │ │ │ │ │ - stmdbvs ip, {r3, r5, r9, sp}^ │ │ │ │ │ - rsbscs r7, r3, #1929379840 @ 0x73000000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - eorscc r3, r2, r1, lsr r4 │ │ │ │ │ - @ instruction: 0x31203331 │ │ │ │ │ - stmdbcs r9!, {r0, r1, r4, r5, r9, sl, ip, sp} │ │ │ │ │ - stcmi 8, cr2, [r2], #-40 @ 0xffffffd8 │ │ │ │ │ - cmnvs r9, #29097984 @ 0x1bc0000 │ │ │ │ │ - svcvs 0x00206c61 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r9, #32, 4 │ │ │ │ │ - eorscs r3, r3, r9, lsr r9 │ │ │ │ │ - eorscc r3, r8, r2, lsr r5 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - cmnvs r1, #2176 @ 0x880 │ │ │ │ │ - rsbscs r6, r3, #456 @ 0x1c8 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #4 │ │ │ │ │ - ldrcc r3, [r2, #-53]! @ 0xffffffcb │ │ │ │ │ - stmdacc r0!, {r0, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ - ldmdbcs r9!, {r1, r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - cdpvs 15, 7, cr6, cr5, cr14, {2} │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - ldrbvs r2, [r6, #-100] @ 0xffffff9c │ │ │ │ │ - rsbscs r6, r3, #536870919 @ 0x20000007 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - teqcc r7, #-2147483636 @ 0x8000000c │ │ │ │ │ - eorcc r3, r0, #838860800 @ 0x32000000 │ │ │ │ │ - ldmdbcs r2!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbscs r7, r3, #1342177286 @ 0x50000006 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #2 │ │ │ │ │ - @ instruction: 0x37333031 │ │ │ │ │ - @ instruction: 0x31203938 │ │ │ │ │ - stmdbcs r9!, {r4, r5, r8, r9, ip, sp} │ │ │ │ │ - svcmi 0x0022280a │ │ │ │ │ - strbtvc r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - ldrbvc r2, [r5], #-100 @ 0xffffff9c │ │ │ │ │ - strbtvc r6, [r9], #-3177 @ 0xfffff397 │ │ │ │ │ - rsbscs r6, r3, r9, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbsvc r7, r9, r3, asr #4 │ │ │ │ │ - rsbvc r6, r7, #116, 30 @ 0x1d0 │ │ │ │ │ - stmdbvc r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - ldrtcc r3, [r8], #-1312 @ 0xfffffae0 │ │ │ │ │ - eorscs r3, r6, r0, lsr r5 │ │ │ │ │ - eorscc r3, r9, r1, lsr r1 │ │ │ │ │ - beq 12211b0 <__bss_end__@@Base+0xb23b00> │ │ │ │ │ - subvc r2, pc, r8, lsr #4 │ │ │ │ │ - strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ - rsbscs r7, r3, pc, ror #4 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r5, r5, asr #2 │ │ │ │ │ + cmnvs r5, #83 @ 0x53 │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x312d6f66 │ │ │ │ │ - ldmdbcc r2!, {r1, r5, sp} │ │ │ │ │ - ldmdbcc r8!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ │ - ldrtcc r3, [r8], -r0, lsr #8 │ │ │ │ │ - beq 12211fc <__bss_end__@@Base+0xb23b4c> │ │ │ │ │ - cmpvs r0, r8, lsr #4 │ │ │ │ │ - strbvs r6, [r1, -r3, ror #22]! │ │ │ │ │ - rsbvs r2, r1, #101 @ 0x65 │ │ │ │ │ - rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - eorcs r2, lr, r2, lsr #32 │ │ │ │ │ - cmnvs sp, r8, lsr #4 │ │ │ │ │ - smcvs 54936 @ 0xd698 │ │ │ │ │ - strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ - eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ - teqcc r6, #32, 8 @ 0x20000000 │ │ │ │ │ - eorscs r3, r4, r0, lsr r5 │ │ │ │ │ - ldmdbcs r4!, {r3, r4, r5, r8, fp, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - blvs 20af2a4 <__bss_end__@@Base+0x19b1bf4> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ + andeq r7, r1, r4, asr #10 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + cmnvc r4, #1616 @ 0x650 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + @ instruction: 0x0080e4b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + addeq lr, r0, r8, lsr #9 │ │ │ │ │ + @ instruction: 0x007d5f90 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + addeq lr, r0, r8, asr #9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + ldrdeq lr, [r0], r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + addeq lr, r0, r8, ror #9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + addeq r0, r1, r8, asr #1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + strdeq lr, [r0], r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + strheq r0, [r1], r0 @ │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq r4, r4, r0, ror #24 │ │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ │ + addeq lr, r0, r8, lsl #12 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsr r5 │ │ │ │ │ + addeq lr, r0, r8, asr #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, asr r5 │ │ │ │ │ + addeq r4, r2, r0, asr r3 │ │ │ │ │ + addeq lr, r0, r8, lsl #11 │ │ │ │ │ + addeq r4, r2, r8, ror r3 │ │ │ │ │ + addeq lr, r0, r8, ror r5 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, ror #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq r3, r4, r0, asr #5 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq pc, r0, r0, asr #28 │ │ │ │ │ + umulleq lr, r0, r8, r5 │ │ │ │ │ + addeq lr, r0, r8, lsl r5 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsr #11 │ │ │ │ │ + addeq r4, r4, r8, lsr ip │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, asr #11 │ │ │ │ │ + addeq pc, r0, r8, ror #28 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + @ instruction: 0x0080e5b8 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsr #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq pc, r0, r0, asr #28 │ │ │ │ │ + umulleq lr, r0, r8, r5 │ │ │ │ │ + addeq lr, r0, r8, lsl r5 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsr #11 │ │ │ │ │ + addeq r4, r4, r8, lsr ip │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, asr #11 │ │ │ │ │ + addeq pc, r0, r8, ror #28 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + @ instruction: 0x0080e5b8 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + strdeq lr, [r0], r8 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + addeq lr, r0, r8, lsl #10 │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ + @ instruction: 0x732f302e │ │ │ │ │ + ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ + strbtvs r7, [r1], -pc, lsr #22 │ │ │ │ │ + strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ + strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ + cmnvs r2, r5, ror #4 │ │ │ │ │ + strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ + cmnvs r2, r5, ror #4 │ │ │ │ │ + cmnvs r8, pc, lsr #6 │ │ │ │ │ + strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ + stclvs 12, cr2, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ + svcvs 0x00732f61 │ │ │ │ │ + rsbvc r7, r5, #108, 12 @ 0x6c00000 │ │ │ │ │ + cmnvs sp, ip, lsr #2 │ │ │ │ │ + stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + rsbvc r6, r5, #44, 4 @ 0xc0000002 │ │ │ │ │ + ldrbvs r7, [r4, #-878]! @ 0xfffffc92 │ │ │ │ │ + @ instruction: 0x632c6e69 │ │ │ │ │ + strbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + ldclcs 5, cr7, [r3], #-432 @ 0xfffffe50 │ │ │ │ │ + stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c616c │ │ │ │ │ + ldclvs 2, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ + stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + rsbvs r6, pc, #44, 6 @ 0xb0000000 │ │ │ │ │ + svccs 0x00616c79 │ │ │ │ │ + rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ 7d637c <__bss_end__@@Base+0xd8ccc> │ │ │ │ │ + ldclcs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ + cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ + strvs r7, [pc, #-1893]! @ 7d5cd3 <__bss_end__@@Base+0xd8623> │ │ │ │ │ + @ instruction: 0x632c3178 │ │ │ │ │ + strbvs r6, [lr, #-3183]! @ 0xfffff391 │ │ │ │ │ + stmdavc r5!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + svcvs 0x00632c32 │ │ │ │ │ + strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ + cmncc r8, #197132288 @ 0xbc00000 │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ 7d63a4 <__bss_end__@@Base+0xd8cf4> │ │ │ │ │ + svccs 0x0077656e │ │ │ │ │ + ldccs 8, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ + stcvs 7, cr7, [pc], #-404 @ 7d62d0 <__bss_end__@@Base+0xd8c20> │ │ │ │ │ + ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ - ldrcc r2, [r6, -r2, lsr #32]! │ │ │ │ │ - ldrcc r3, [r6, #-2103]! @ 0xfffff7c9 │ │ │ │ │ - teqcc r8, r0, lsr #2 │ │ │ │ │ - beq 1221278 <__bss_end__@@Base+0xb23bc8> │ │ │ │ │ - cmpvs r0, r8, lsr #4 │ │ │ │ │ - strbvs r6, [r1, -r3, ror #22]! │ │ │ │ │ - stmdbcc r6!, {r0, r2, r5, r6, sp}^ │ │ │ │ │ - mcrcs 2, 1, r2, cr0, cr0, {1} │ │ │ │ │ - stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - @ instruction: 0x332d6f66 │ │ │ │ │ - teqcc r9, r2, lsr #32 │ │ │ │ │ - eorscs r3, r8, r1, lsr r9 │ │ │ │ │ - eorscc r3, r1, #13369344 @ 0xcc0000 │ │ │ │ │ - stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ - cmnvs r1, #34 @ 0x22 │ │ │ │ │ - strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ - cmnvs r1, #32, 12 @ 0x2000000 │ │ │ │ │ - rsbscs r7, r0, #6619136 @ 0x650000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - teqcc r4, r4, lsr r6 │ │ │ │ │ - @ instruction: 0x36203531 │ │ │ │ │ - ldmdbcs r0!, {r4, r5, r9, ip, sp} │ │ │ │ │ - eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ - blvs 20af340 <__bss_end__@@Base+0x19b1c90> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - eorcs r7, r2, r4, ror r3 │ │ │ │ │ - eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + svcvs 0x00632c73 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x00632c62 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + strbvc r2, [r5, #-3938] @ 0xfffff09e │ │ │ │ │ + @ instruction: 0x2c78696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + rsbvs r7, pc, #1879048196 @ 0x70000004 │ │ │ │ │ + ldclcs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 5, cr6, [r9], #-360 @ 0xfffffe98 │ │ │ │ │ + ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ + @ instruction: 0x632c7265 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x612f6269 │ │ │ │ │ + strtvs r7, [sp], #-1132 @ 0xfffffb94 │ │ │ │ │ + ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x632c7961 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x612f6269 │ │ │ │ │ + ldmdbvs r3!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c706d │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + eorvs r6, pc, #-1879048186 @ 0x90000006 │ │ │ │ │ + rsbsvc r6, r3, r9, ror #28 │ │ │ │ │ + @ instruction: 0x2c74696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ + stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 15, cr6, [pc], #-392 @ 7d6378 <__bss_end__@@Base+0xd8cc8> │ │ │ │ │ + rsbvc r6, sp, r3, ror r9 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + stclvs 3, cr6, [pc, #-188]! @ 7d6454 <__bss_end__@@Base+0xd8da4> │ │ │ │ │ + svcvs 0x00632c61 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs r4!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + cmnvc r5, r6, ror #12 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + ldrbvs r2, [r4, #-3955]! @ 0xfffff08d │ │ │ │ │ + ldclcs 4, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ + ldclcs 5, cr6, [r3], #-472 @ 0xfffffe28 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ + svccs 0x00736576 │ │ │ │ │ + strbvc r6, [r7, #-2406]! @ 0xfffff69a │ │ │ │ │ + ldclcs 5, cr6, [r3], #-456 @ 0xfffffe38 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + @ instruction: 0x632c7461 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strtvs r6, [pc], -r9, ror #4 │ │ │ │ │ + mrcvs 5, 3, r6, cr3, cr2, {3} │ │ │ │ │ + @ instruction: 0x632c6c65 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + @ instruction: 0x632c6e61 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + stcvs 14, cr6, [pc, #-388]! @ 7d6438 <__bss_end__@@Base+0xd8d88> │ │ │ │ │ + @ instruction: 0x632c6e61 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + strtvc r6, [pc], #-3681 @ 7d65d0 <__bss_end__@@Base+0xd8f20> │ │ │ │ │ + ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + @ instruction: 0x632c6667 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + stmdbvs pc!, {r0, r3, r5, r6, r9, sp, lr} @ │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c6e6f │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + stcvs 2, cr6, [pc], #-420 @ 7d6458 <__bss_end__@@Base+0xd8da8> │ │ │ │ │ + cdpvs 6, 6, cr7, cr9, cr5, {3} │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + rsbsvc r6, r5, #12032 @ 0x2f00 │ │ │ │ │ + strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ + stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7d6c64 <__bss_end__@@Base+0xd95b4> │ │ │ │ │ - strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ - @ instruction: 0x37343037 │ │ │ │ │ - ldrcc r2, [r6, #-54]! @ 0xffffffca │ │ │ │ │ - stmdbcs r9!, {r4, r5, r8, fp, ip, sp} │ │ │ │ │ - eorpl r2, r2, sl, lsl #16 │ │ │ │ │ - cmnvs fp, r1, ror #6 │ │ │ │ │ - stmdbvs r0!, {r0, r1, r2, r5, r6, r8, sl, sp, lr} │ │ │ │ │ - rsbscs r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ - stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ - stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ - eorcs r3, r2, sp, lsr #6 │ │ │ │ │ - teqcc r7, #52, 14 @ 0xd00000 │ │ │ │ │ - @ instruction: 0x33203831 │ │ │ │ │ - ldmdbcs r5!, {r0, r3, r4, r5, r8, ip, sp} │ │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ │ - sbceq r1, r8, r8, asr ip │ │ │ │ │ + svcvs 0x002d616d │ │ │ │ │ + svcvs 0x00736564 │ │ │ │ │ + stclcs 6, cr7, [r5], #-432 @ 0xfffffe50 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + cmpvs sp, sp, ror #2 │ │ │ │ │ + mcrrmi 8, 7, r6, sp, cr4 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cmnvs r3, #3008 @ 0xbc0 │ │ │ │ │ + @ instruction: 0x2c6d696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ + ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c6576 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + svcvs 0x002f6269 │ │ │ │ │ + ldclcs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ + cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ + stclcs 5, cr6, [sp], #-464 @ 0xfffffe30 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ + svcvs 0x00632c64 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + blvs 2462438 <_edata@@Base+0x20f438> │ │ │ │ │ + ldccs 4, cr3, [r5], #-408 @ 0xfffffe68 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + cmnvs r2, r3, ror r1 │ │ │ │ │ + svcvs 0x00632c67 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldclvs 15, cr2, [r3, #-392]! @ 0xfffffe78 │ │ │ │ │ + stclcs 4, cr7, [r8], #-388 @ 0xfffffe7c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ + svcvs 0x00632c65 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdbvc r3!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ + cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ + strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x006f7467 │ │ │ │ │ + @ instruction: 0x632c736c │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvc r6, [pc, #-617]! @ 7d64a7 <__bss_end__@@Base+0xd8df7> │ │ │ │ │ + svcvs 0x0063696e │ │ │ │ │ + cmnvs r4, r4, ror #10 │ │ │ │ │ + @ instruction: 0x632c6174 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvc r6, [pc, #-617]! @ 7d64bb <__bss_end__@@Base+0xd8e0b> │ │ │ │ │ + @ instruction: 0x2c74696e │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ + ldrtvs r7, [r3], #-623 @ 0xfffffd91 │ │ │ │ │ + cmnvc r5, #44, 8 @ 0x2c000000 │ │ │ │ │ + rsbvc r7, r9, r3, ror #4 │ │ │ │ │ + ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ + strbtvs r6, [r9], -ip, lsr #8 │ │ │ │ │ + svcvs 0x00665f66 │ │ │ │ │ + strtvs r6, [ip], #-3442 @ 0xfffff28e │ │ │ │ │ + svcpl 0x00666669 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ + strtvs r7, [ip], #-884 @ 0xfffffc8c │ │ │ │ │ + strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ + strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + cmnvc r9, #44, 8 @ 0x2c000000 │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cmnvs r2, ip, lsr #8 │ │ │ │ │ + stmdbvc r4!, {r0, r1, r2, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + stmdbvs sp!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strvs r7, [ip, #-867]! @ 0xfffffc9d │ │ │ │ │ + stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x662c7374 │ │ │ │ │ + cmnvs r0, r6, ror #8 │ │ │ │ │ + @ instruction: 0x2c356b63 │ │ │ │ │ + rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ + strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ + cmnvc r9, #12032 @ 0x2f00 │ │ │ │ │ + stmdbvs r6!, {r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + cmnvs lr, #-2147483621 @ 0x8000001b │ │ │ │ │ + svcvs 0x00662c65 │ │ │ │ │ + strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ + stclvs 15, cr5, [r5], #-456 @ 0xfffffe38 │ │ │ │ │ + strtvs r6, [ip], -r9, ror #26 │ │ │ │ │ + strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ + ldclcs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + stmdavs ip!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ + stmdavs ip!, {r0, r1, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ + @ instruction: 0x6c2f6b63 │ │ │ │ │ + ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ + svcvs 0x00656772 │ │ │ │ │ + rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ + stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sp, lr} │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 12, 3, r2, cr9, cr3, {3} │ │ │ │ │ + strbvs r6, [r7, #-1396]! @ 0xfffffa8c │ │ │ │ │ + ldrbvs r5, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ + mcrvs 5, 3, r7, cr5, cr1, {3} │ │ │ │ │ + stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stcvs 14, cr6, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ + cmnvs r1, #97 @ 0x61 │ │ │ │ │ + cmnvs ip, fp, ror #24 │ │ │ │ │ + blvs 20aede4 <__bss_end__@@Base+0x19b1734> │ │ │ │ │ + cmnvs ip, pc, lsr #4 │ │ │ │ │ + smcvs 49859 @ 0xc2c3 │ │ │ │ │ + blvs 20aedf0 <__bss_end__@@Base+0x19b1740> │ │ │ │ │ + rsbvc r6, r1, pc, lsr #24 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ + stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ + strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ + stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ + stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc ip, #25344 @ 0x6300 │ │ │ │ │ + rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ + stcvs 3, cr7, [ip, #-404]! @ 0xfffffe6c │ │ │ │ │ + svcvs 0x00726361 │ │ │ │ │ + strbtvc r6, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ │ + @ instruction: 0x2c786972 │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + svccs 0x006b6361 │ │ │ │ │ + rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ + cmnvc r9, #44, 26 @ 0xb00 │ │ │ │ │ + cdpvs 12, 6, cr2, cr13, cr3, {3} │ │ │ │ │ + svcvs 0x00747765 │ │ │ │ │ + strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ + cmnvs r9, ip, ror #8 │ │ │ │ │ + strbtvc r6, [r9], #-1124 @ 0xfffffb9c │ │ │ │ │ + stclcs 6, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + strbtvs r6, [ip], #-1390 @ 0xfffffa92 │ │ │ │ │ + ldclvs 2, cr7, [pc, #-404] @ 7d670c <__bss_end__@@Base+0xd905c> │ │ │ │ │ + stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + @ instruction: 0x2c636972 │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ + @ instruction: 0x2c6f696c │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ + svccs 0x006b6361 │ │ │ │ │ + stclcs 2, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stclvs 0, cr7, [pc], #-444 @ 7d6718 <__bss_end__@@Base+0xd9068> │ │ │ │ │ + ldrbtvs r2, [r0], #-3193 @ 0xfffff387 │ │ │ │ │ + stclcs 6, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ + ldclcs 3, cr6, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ + smcvc 50992 @ 0xc730 │ │ │ │ │ + ldrbtvc r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ + cmnvs r5, ip, lsr #2 │ │ │ │ │ + ldclvs 4, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ + stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ + stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ + stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ + @ instruction: 0x732c7374 │ │ │ │ │ + ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + svcvs 0x00732c6e │ │ │ │ │ + svcpl 0x0065766c │ │ │ │ │ + svcpl 0x00746172 │ │ │ │ │ + cmnvc r5, r9, ror #28 │ │ │ │ │ + stclvs 3, cr7, [pc], #-176 @ 7d6884 <__bss_end__@@Base+0xd91d4> │ │ │ │ │ + subsvc r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ + @ instruction: 0x732c6365 │ │ │ │ │ + strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ + cmnvs r4, ip, lsr #6 │ │ │ │ │ + @ instruction: 0x732c7374 │ │ │ │ │ + mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ + svcvs 0x00727067 │ │ │ │ │ + ldmdbvc r3!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ + ldrbvs r2, [r4, #-3181]! @ 0xfffff393 │ │ │ │ │ + rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr12, {1} │ │ │ │ │ + svccs 0x00726f73 │ │ │ │ │ + cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ + ldrbvs r6, [r2, #-1637]! @ 0xfffff99b │ │ │ │ │ + svcvs 0x00632d65 │ │ │ │ │ + strtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ + svcpl 0x00747365 │ │ │ │ │ + cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ + cdpvs 15, 6, cr5, cr5, cr8, {3} │ │ │ │ │ + stmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldclcs 7, cr6, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ + svcpl 0x00796c6f │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ + rsbsvc r2, r4, #25856 @ 0x6500 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbsvc r2, r4, #29440 @ 0x7300 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbcc r2, sp, #460 @ 0x1cc │ │ │ │ │ + strtvc r6, [ip], #-2669 @ 0xfffff593 │ │ │ │ │ + svcvs 0x00676972 │ │ │ │ │ + strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ + ldclcs 2, cr7, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ + stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ + ldrbvs r2, [r6, #-3187]! @ 0xfffff38d │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + ldrbvc r7, [pc], #-2604 @ 7d69d0 <__bss_end__@@Base+0xd9320> │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + strtcs r2, [r4], #-3965 @ 0xfffff083 │ │ │ │ │ + ldclvs 14, cr2, [fp, #-144]! @ 0xffffff70 │ │ │ │ │ + stcvs 3, cr6, [ip, #-388]! @ 0xfffffe7c │ │ │ │ │ + ldmdavc r7!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ + andeq r7, r0, sp, ror #26 │ │ │ │ │ + ... │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ + @ instruction: 0x732f302e │ │ │ │ │ + strtcs r6, [pc], #-882 @ 7d6db0 <__bss_end__@@Base+0xd9700> │ │ │ │ │ + blvc 135fe44 <__bss_end__@@Base+0xc62794> │ │ │ │ │ + stmdbvs ip!, {r0, r1, r2, r3, r5, r6, sl, fp, sp}^ │ │ │ │ │ + stcvs 0, cr7, [ip], #-460 @ 0xfffffe34 │ │ │ │ │ + rsbseq r7, sp, r3, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r0, r0, asr #32 │ │ │ │ │ - andle r0, r0, r5 │ │ │ │ │ - andle r4, r1, ip, lsr r8 │ │ │ │ │ - andle r0, r0, r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ + strtcs r3, [pc], #-46 @ 7d6dec <__bss_end__@@Base+0xd973c> │ │ │ │ │ + blvc 135fe80 <__bss_end__@@Base+0xc627d0> │ │ │ │ │ + stmdbvs ip!, {r0, r1, r2, r3, r5, r6, sl, fp, sp}^ │ │ │ │ │ + stcvs 0, cr7, [ip], #-460 @ 0xfffffe34 │ │ │ │ │ + rsbseq r7, sp, r3, ror r0 │ │ │ │ │ + ... │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ + @ instruction: 0x732f302e │ │ │ │ │ + ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ + cdpcs 4, 2, cr2, cr4, cr15, {1} │ │ │ │ │ + @ instruction: 0x6773757b │ │ │ │ │ + stmdavc r5!, {r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r9, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ + strtvs r3, [pc], #-46 @ 7d6e6c <__bss_end__@@Base+0xd97bc> │ │ │ │ │ + strtcs r6, [pc], #-879 @ 7d6e70 <__bss_end__@@Base+0xd97c0> │ │ │ │ │ + ldrbvc r2, [fp, #-3620]! @ 0xfffff1dc │ │ │ │ │ + strtvc r6, [ip], #-1907 @ 0xfffff88d │ │ │ │ │ + stclvc 8, cr7, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ + ... │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ strbtvs r2, [sp], #-3939 @ 0xfffff09d │ │ │ │ │ ldrbvs r6, [r5, -r5, ror #4]! │ │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ │ stclcs 13, cr6, [r1, #-448]! @ 0xfffffe40 │ │ │ │ │ @@ -222312,17 +221823,17 @@ │ │ │ │ │ ldrdeq r2, [r1], r0 │ │ │ │ │ addeq pc, r0, r0, ror #29 │ │ │ │ │ addeq r5, r0, r0, lsl #31 │ │ │ │ │ addeq r7, r0, r8, asr r0 │ │ │ │ │ umlalseq r7, r4, r0, r8 │ │ │ │ │ smulleq r8, r3, r8, r6 │ │ │ │ │ adcseq r7, r4, r0, asr #17 │ │ │ │ │ - sbceq sl, r2, r0, asr sp │ │ │ │ │ + sbceq sl, r2, r8, ror sp │ │ │ │ │ strheq ip, [r2], #192 @ 0xc0 │ │ │ │ │ - smulleq r1, r0, r8, r1 │ │ │ │ │ + sbceq r1, r0, r0, asr #3 │ │ │ │ │ adcseq r8, r4, r0, lsr r2 │ │ │ │ │ sbceq r2, r3, r8, lsl #5 │ │ │ │ │ adcseq sl, ip, r8 │ │ │ │ │ sbceq lr, r1, r0, lsr pc │ │ │ │ │ adcseq r8, r4, r8, asr #4 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ addeq r2, r0, r8, lsl #30 │ │ │ │ │ @@ -222330,30 +221841,30 @@ │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ ldrdeq r1, [r2], #120 @ 0x78 │ │ │ │ │ sbceq sl, r3, r8, lsr r7 │ │ │ │ │ addeq r5, r0, r0, lsl #16 │ │ │ │ │ - adcseq sl, ip, r0, asr #28 │ │ │ │ │ + umlalseq sl, ip, r0, lr │ │ │ │ │ adcseq r8, r4, r8, lsl #6 │ │ │ │ │ adcseq r8, r4, r8, lsr r3 │ │ │ │ │ adcseq r8, r4, r0, asr r3 │ │ │ │ │ adcseq r8, r4, r8, ror #6 │ │ │ │ │ sbceq r0, r0, r0, ror #29 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq ip, r2, r8, asr #7 │ │ │ │ │ adcseq r8, r4, r8, asr r4 │ │ │ │ │ sbceq r4, r3, r8, lsr #6 │ │ │ │ │ - adcseq fp, pc, r8, asr #7 │ │ │ │ │ + ldrshteq fp, [pc], r0 │ │ │ │ │ sbceq sp, r1, r0, lsr pc │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ adcseq r8, r4, r0, ror r4 │ │ │ │ │ sbceq sl, r3, r0, lsr #7 │ │ │ │ │ - sbceq r1, r0, r0, lsr #7 │ │ │ │ │ + strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ addeq ip, r1, r8, lsr r7 │ │ │ │ │ adceq lr, r9, r8, lsl #16 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ addeq r3, r0, r0, lsl #16 │ │ │ │ │ adcseq r8, r3, r8, lsr ip │ │ │ │ │ adcseq r8, r4, r8, lsr #11 │ │ │ │ │ adcseq r8, r4, r0, asr #11 │ │ │ │ │ @@ -222375,15 +221886,15 @@ │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ addeq sl, r1, r8, ror #28 │ │ │ │ │ adcseq r8, r4, r0, lsl #13 │ │ │ │ │ addeq r2, r0, r0, lsr #7 │ │ │ │ │ umlalseq r8, r4, r8, r6 │ │ │ │ │ ldrhteq r8, [r4], r0 │ │ │ │ │ adcseq r8, r4, r8, asr #13 │ │ │ │ │ - sbceq r3, r2, r0, lsl #21 │ │ │ │ │ + sbceq r3, r2, r8, lsr #21 │ │ │ │ │ addeq sl, r3, r0, asr sp │ │ │ │ │ addeq r9, r1, r8, asr pc │ │ │ │ │ adceq r9, lr, r8, asr #23 │ │ │ │ │ @ instruction: 0x008057b0 │ │ │ │ │ adceq sl, lr, r0, asr r1 │ │ │ │ │ adcseq sl, r3, r0, ror fp │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ @@ -227279,27 +226790,27 @@ │ │ │ │ │ addeq lr, r0, r8, lsl #10 │ │ │ │ │ addeq lr, r0, r8, lsl #10 │ │ │ │ │ addeq lr, r0, r8, lsl #10 │ │ │ │ │ addeq lr, r0, r8, lsl #10 │ │ │ │ │ addeq lr, r0, r8, lsl #10 │ │ │ │ │ addeq lr, r0, r8, lsl #10 │ │ │ │ │ addeq lr, r0, r8, lsl #10 │ │ │ │ │ - sbcmi r5, sl, r8, lsl #7 │ │ │ │ │ - sbcmi r5, sl, r8, lsl #7 │ │ │ │ │ - sbcmi r5, sl, r8, lsl #7 │ │ │ │ │ - sbcmi r5, sl, pc, lsr #7 │ │ │ │ │ - strhmi r5, [sl], #55 @ 0x37 │ │ │ │ │ - sbcmi r5, sl, r2, asr #7 │ │ │ │ │ - ... │ │ │ │ │ - sbcmi r5, sl, r6, asr #7 │ │ │ │ │ - sbcmi r5, sl, r8, lsl #7 │ │ │ │ │ - strhmi r5, [sl], #55 @ 0x37 │ │ │ │ │ - strhmi r5, [sl], #55 @ 0x37 │ │ │ │ │ - sbcmi r5, sl, r2, asr #7 │ │ │ │ │ - sbcmi r5, sl, r6, asr #7 │ │ │ │ │ + ldccc 12, cr11, [pc, #672]! @ 7dfc90 <__bss_end__@@Base+0xe25e0> │ │ │ │ │ + ldccc 12, cr11, [pc, #672]! @ 7dfc94 <__bss_end__@@Base+0xe25e4> │ │ │ │ │ + ldccc 12, cr11, [pc, #672]! @ 7dfc98 <__bss_end__@@Base+0xe25e8> │ │ │ │ │ + ldccc 12, cr11, [pc, #828]! @ 7dfd38 <__bss_end__@@Base+0xe2688> │ │ │ │ │ + ldccc 12, cr11, [pc, #860]! @ 7dfd5c <__bss_end__@@Base+0xe26ac> │ │ │ │ │ + ldccc 12, cr11, [pc, #904]! @ 7dfd8c <__bss_end__@@Base+0xe26dc> │ │ │ │ │ + ... │ │ │ │ │ + ldccc 12, cr11, [pc, #920]! @ 7dfdd4 <__bss_end__@@Base+0xe2724> │ │ │ │ │ + ldccc 12, cr11, [pc, #672]! @ 7dfce0 <__bss_end__@@Base+0xe2630> │ │ │ │ │ + ldccc 12, cr11, [pc, #860]! @ 7dfda0 <__bss_end__@@Base+0xe26f0> │ │ │ │ │ + ldccc 12, cr11, [pc, #860]! @ 7dfda4 <__bss_end__@@Base+0xe26f4> │ │ │ │ │ + ldccc 12, cr11, [pc, #904]! @ 7dfdd4 <__bss_end__@@Base+0xe2724> │ │ │ │ │ + ldccc 12, cr11, [pc, #920]! @ 7dfde8 <__bss_end__@@Base+0xe2738> │ │ │ │ │ ... │ │ │ │ │ subspl r0, r2, #0 │ │ │ │ │ ... │ │ │ │ │ movweq r9, #27648 @ 0x6c00 │ │ │ │ │ movweq r1, #1394 @ 0x572 │ │ │ │ │ stmdbeq r6, {r1, r2} │ │ │ │ │ eoreq r0, r8, r0, lsl #6 │ │ │ │ │ @@ -234188,15 +233699,15 @@ │ │ │ │ │ addseq r3, r7, sl, ror #10 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ ldrtcc r3, [r1], #-595 @ 0xfffffdad │ │ │ │ │ cmnvc r5, #55 @ 0x37 │ │ │ │ │ stclmi 12, cr4, [r9, #-144] @ 0xffffff70 │ │ │ │ │ subseq r5, r4, ip, asr #6 │ │ │ │ │ - b ffd6ab2c <_edata@@Base+0xfdb17b2c> │ │ │ │ │ + b ffd70614 <_edata@@Base+0xfdb1d614> │ │ │ │ │ ldrshteq r6, [lr], #-152 @ 0xffffff68 │ │ │ │ │ ldmdbvs r3!, {r2, r5, r6, r9, sp, lr}^ │ │ │ │ │ addseq r6, r7, r0, lsr r5 │ │ │ │ │ ldrbpl r4, [r3], #-3920 @ 0xfffff0b0 │ │ │ │ │ movtpl r5, #21037 @ 0x522d │ │ │ │ │ strbtvc r6, [r9], #-3668 @ 0xfffff1ac │ │ │ │ │ addseq r7, r7, r4, ror #6 │ │ │ │ │ @@ -234298,15 +233809,15 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmncc r2, r4, ror #18 │ │ │ │ │ svcvs 0x002e706d │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ - b ffd6ae04 <_edata@@Base+0xfdb17e04> │ │ │ │ │ + b ffd70ba8 <_edata@@Base+0xfdb1dba8> │ │ │ │ │ smulleq sp, sp, r0, r6 @ │ │ │ │ │ subspl r4, r8, sp, asr #2 │ │ │ │ │ sbceq lr, pc, r1, lsr r9 @ │ │ │ │ │ mcrvs 2, 3, r6, cr11, cr10, {3} │ │ │ │ │ addseq r3, r7, r5, ror r5 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ @@ -234500,15 +234011,15 @@ │ │ │ │ │ ldclvs 14, cr6, [r5, #-128]! @ 0xffffff80 │ │ │ │ │ ldclvs 5, cr6, [r2, #-392]! @ 0xfffffe78 │ │ │ │ │ addseq r6, r7, r3, ror r7 │ │ │ │ │ ldmdbvc r3!, {r2, r5, r6, r9, sp, lr}^ │ │ │ │ │ addseq r7, r7, lr, ror #10 │ │ │ │ │ subspl r5, r0, #4521984 @ 0x450000 │ │ │ │ │ rsbseq r6, lr, r8, lsl #26 │ │ │ │ │ - b ffd6b004 <_edata@@Base+0xfdb18004> │ │ │ │ │ + b ffd70ad8 <_edata@@Base+0xfdb1dad8> │ │ │ │ │ addseq r3, r7, r0, lsl r5 │ │ │ │ │ stmdbvs r1!, {r2, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ addseq r7, r7, r2, ror r9 │ │ │ │ │ cmnvc r5, #-1610612729 @ 0xa0000007 │ │ │ │ │ addseq r3, r7, r9, ror r5 │ │ │ │ │ stclmi 4, cr5, [r5, #-292] @ 0xfffffedc │ │ │ │ │ rsbseq r6, lr, r0, lsl #27 │ │ │ │ │ @@ -234928,15 +234439,15 @@ │ │ │ │ │ rsbseq r7, lr, r0, ror #10 │ │ │ │ │ ldrtcc r3, [r1], #-583 @ 0xfffffdb9 │ │ │ │ │ rsbseq r3, lr, r3, lsr r4 │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ rsbeq r6, r3, r2, ror r9 │ │ │ │ │ @ instruction: 0x56524553 │ │ │ │ │ addseq r5, r7, r5, asr #4 │ │ │ │ │ - b ffd6b6ac <_edata@@Base+0xfdb186ac> │ │ │ │ │ + b ffd71164 <_edata@@Base+0xfdb1e164> │ │ │ │ │ rsbseq r7, lr, r0, asr #10 │ │ │ │ │ @ instruction: 0x76726573 │ │ │ │ │ addseq r7, r7, r5, ror #4 │ │ │ │ │ subeq r2, pc, r9, asr #26 │ │ │ │ │ addseq r3, r7, r8, lsl r5 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ @@ -234986,15 +234497,15 @@ │ │ │ │ │ addseq r6, r7, r6, ror #2 │ │ │ │ │ cmnvs r1, #122683392 @ 0x7500000 │ │ │ │ │ addseq r3, r7, r4, ror r5 │ │ │ │ │ ldrbvc r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ addseq r7, r7, ip, ror #8 │ │ │ │ │ movtmi r4, #5705 @ 0x1649 │ │ │ │ │ subseq r4, r2, r4, asr pc │ │ │ │ │ - b ffd6b794 <_edata@@Base+0xfdb18794> │ │ │ │ │ + b ffd7124c <_edata@@Base+0xfdb1e24c> │ │ │ │ │ ldrsbteq r7, [lr], #-88 @ 0xffffffa8 │ │ │ │ │ cmnvs r1, #110100480 @ 0x6900000 │ │ │ │ │ rsbseq r6, r2, r4, ror pc │ │ │ │ │ ldmdbmi r4, {r1, r4, r6, r8, lr}^ │ │ │ │ │ mcrrmi 14, 4, r4, r1, cr15 │ │ │ │ │ cdpmi 6, 5, cr4, cr5, cr13, {1} │ │ │ │ │ svcmi 0x00495443 │ │ │ │ │ @@ -235060,21 +234571,21 @@ │ │ │ │ │ strbvs r7, [sp, #-1383]! @ 0xfffffa99 │ │ │ │ │ rsbseq r7, r3, lr, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ addseq r6, r7, r3, ror ip │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ addseq r7, r7, r3, ror r3 │ │ │ │ │ - b ffd6b8c0 <_edata@@Base+0xfdb188c0> │ │ │ │ │ + b ffd7137c <_edata@@Base+0xfdb1e37c> │ │ │ │ │ rsbseq r7, lr, r0, asr #13 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ addseq r3, r7, r3, ror r1 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ addseq r3, r7, r3, ror r2 │ │ │ │ │ - b ffd6b8d4 <_edata@@Base+0xfdb188d4> │ │ │ │ │ + b ffd71388 <_edata@@Base+0xfdb1e388> │ │ │ │ │ rsbseq r7, lr, r8, ror #15 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ addseq r3, r7, r3, ror r3 │ │ │ │ │ strbpl r4, [r1], #-3155 @ 0xfffff3ad │ │ │ │ │ rsbseq r4, lr, r5, asr #6 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ addseq r3, r7, r3, ror r4 │ │ │ │ │ @@ -238031,15 +237542,15 @@ │ │ │ │ │ andeq r2, r0, fp, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpmi r3, r5, asr #6 │ │ │ │ │ rsbseq r4, lr, r0, asr r5 │ │ │ │ │ subpl r4, pc, ip, asr #30 │ │ │ │ │ ... │ │ │ │ │ rscseq r7, sl, r8, ror #29 │ │ │ │ │ - @ instruction: 0x011709f8 │ │ │ │ │ + tsteq r7, r0, lsl #20 │ │ │ │ │ ... │ │ │ │ │ movtpl r4, #62500 @ 0xf424 │ │ │ │ │ subspl r4, r8, r3, asr #26 │ │ │ │ │ subseq r5, r3, ip, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ blvs 20c6c20 <__bss_end__@@Base+0x19c9570> │ │ │ │ │ rsbcs r6, lr, r0, lsr #18 │ │ │ │ │ @@ -238295,15 +237806,15 @@ │ │ │ │ │ rsbseq r5, lr, r3, asr #6 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ adcseq r5, r9, r0, lsr r0 │ │ │ │ │ adcseq r5, r9, r0, lsr #32 │ │ │ │ │ adcseq r5, r9, r8, lsl r0 │ │ │ │ │ adcseq r5, r9, r0, lsl r0 │ │ │ │ │ ldrbvs r6, [r2, #-2915]! @ 0xfffff49d │ │ │ │ │ - b ffd72d00 <_edata@@Base+0xfdb1fd00> │ │ │ │ │ + b ffd78aa4 <_edata@@Base+0xfdb25aa4> │ │ │ │ │ ldrshteq r7, [fp], #-40 @ 0xffffffd8 │ │ │ │ │ cdpmi 15, 5, cr4, cr5, cr6, {2} │ │ │ │ │ strbpl r2, [r9], #-3396 @ 0xfffff2bc │ │ │ │ │ andeq r5, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ │ ldceq 15, cr13, [r3], #408 @ 0x198 │ │ │ │ │ svccc 0x00a37b43 │ │ │ │ │ @@ -238597,15 +238108,15 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ stmdbvs r1!, {r2, r5, r6, r9, fp, sp, lr}^ │ │ │ │ │ svcvs 0x002e7972 │ │ │ │ │ strbvs r6, [pc, -r5, ror #6]! │ │ │ │ │ - b ffd731bc <_edata@@Base+0xfdb201bc> │ │ │ │ │ + b ffd78f68 <_edata@@Base+0xfdb25f68> │ │ │ │ │ sbcseq r7, r1, r8, asr #22 │ │ │ │ │ submi r4, r1, #19968 @ 0x4e00 │ │ │ │ │ rsbseq r3, r7, r3, asr fp │ │ │ │ │ ldrbpl r5, [r0], #-2117 @ 0xfffff7bb │ │ │ │ │ rsbseq r4, r7, r2, asr ip │ │ │ │ │ smlsldmi r5, r9, r4, r2 │ │ │ │ │ strbmi r4, [pc, -sp, lsr #24] │ │ │ │ │ @@ -239450,18 +238961,18 @@ │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclvs 6, cr15, [r0], #288 @ 0x120 │ │ │ │ │ stceq 2, cr15, [r1], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r8, [sp], r0 │ │ │ │ │ - adceq r5, sp, r8, lsl lr │ │ │ │ │ + adceq r5, sp, r8, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r8, sp, r8, r2 │ │ │ │ │ - adceq r7, sp, r0, asr #22 │ │ │ │ │ + adceq r7, sp, r8, lsl #23 │ │ │ │ │ adceq sl, pc, r8, lsr #3 │ │ │ │ │ adceq r8, sp, r8, lsr #2 │ │ │ │ │ adceq r2, ip, r8, ror #3 │ │ │ │ │ adceq r8, sp, r8, lsr #7 │ │ │ │ │ adceq r7, sp, r0, ror #21 │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ strbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ @@ -239534,15 +239045,15 @@ │ │ │ │ │ movtpl r4, #37924 @ 0x9424 │ │ │ │ │ strbpl r5, [r5], #-579 @ 0xfffffdbd │ │ │ │ │ adceq sl, pc, r5, asr #22 │ │ │ │ │ adceq r2, ip, r8, ror r1 │ │ │ │ │ movtpl r4, #37924 @ 0x9424 │ │ │ │ │ strbpl r5, [r5], #-579 @ 0xfffffdbd │ │ │ │ │ adceq sl, pc, r5, asr #22 │ │ │ │ │ - strhteq r8, [sp], r8 │ │ │ │ │ + adceq r8, sp, r0, lsl #8 │ │ │ │ │ andeq r6, r0, lr, ror r1 │ │ │ │ │ rsbseq sl, pc, r0, ror #4 │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ @@ -239686,15 +239197,15 @@ │ │ │ │ │ teqcc r6, r3, asr r1 │ │ │ │ │ adceq r3, ip, r1, lsr r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ rsbseq r3, r7, r8, asr #18 │ │ │ │ │ svcmi 0x002d5a54 │ │ │ │ │ ldrbmi r4, [r3, #-1606] @ 0xfffff9ba │ │ │ │ │ subeq r0, sl, r4, asr r8 │ │ │ │ │ - strhteq r7, [sp], r0 │ │ │ │ │ + ldrdeq r7, [sp], r0 @ │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ svcmi 0x00434e45 │ │ │ │ │ ldrbpl r4, [pc], #-1348 @ 7f00e0 <__bss_end__@@Base+0xf2a30> │ │ │ │ │ @@ -239796,15 +239307,15 @@ │ │ │ │ │ vldmdbcs r0!, {d5-d24} │ │ │ │ │ subscc r5, fp, r9, lsr sp │ │ │ │ │ ldmdbcs sp, {r0, r2, r3, r5, r8, fp, ip, sp}^ │ │ │ │ │ subscc r2, fp, sp, lsr #16 │ │ │ │ │ blpl 1f3e724 <__bss_end__@@Base+0x1841074> │ │ │ │ │ ldcpl 13, cr2, [r9, #-192]! @ 0xffffff40 │ │ │ │ │ adceq r8, sp, r9, lsr #12 │ │ │ │ │ - adceq r6, sp, r8, ror r0 │ │ │ │ │ + adceq r6, sp, r8, lsl #1 │ │ │ │ │ strtpl r5, [r0], #-2910 @ 0xfffff4a2 │ │ │ │ │ subscc r2, fp, sp, asr r8 │ │ │ │ │ blpl 1f3e73c <__bss_end__@@Base+0x184108c> │ │ │ │ │ ldcpl 13, cr2, [r9, #-192]! @ 0xffffff40 │ │ │ │ │ blpl 11feb34 <__bss_end__@@Base+0xb01484> │ │ │ │ │ ldcpl 13, cr2, [r9, #-192]! @ 0xffffff40 │ │ │ │ │ pushcc {r0, r1, r3, r4, r6, ip, sp} │ │ │ │ │ @@ -242480,17 +241991,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ @ instruction: 0x7669647a │ │ │ │ │ andeq r6, r0, lr, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b ffd76ecc <_edata@@Base+0xfdb23ecc> │ │ │ │ │ + b ffd7ccd4 <_edata@@Base+0xfdb29cd4> │ │ │ │ │ sbcseq r7, r1, r8, ror #25 │ │ │ │ │ - b ffd76ed4 <_edata@@Base+0xfdb23ed4> │ │ │ │ │ + b ffd7ccd4 <_edata@@Base+0xfdb29cd4> │ │ │ │ │ sbcseq r7, r1, r8, ror #25 │ │ │ │ │ rsbvs r6, sp, #108, 2 │ │ │ │ │ eorscs r6, sl, r4, ror #2 │ │ │ │ │ svcvs 0x00204d7e │ │ │ │ │ rsbsvc r6, r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ svcvs 0x006d2073 │ │ │ │ │ strtvc r6, [r0], #-1394 @ 0xfffffa8e │ │ │ │ │ @@ -242756,17 +242267,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #100, 4 @ 0x40000006 │ │ │ │ │ svcvs 0x002e3169 │ │ │ │ │ addseq r5, r7, r0, ror #27 │ │ │ │ │ - b ffd771f4 <_edata@@Base+0xfdb241f4> │ │ │ │ │ + b ffd7cd0c <_edata@@Base+0xfdb29d0c> │ │ │ │ │ addseq r5, r7, r0, asr #30 │ │ │ │ │ - b ffd771fc <_edata@@Base+0xfdb241fc> │ │ │ │ │ + b ffd7cd18 <_edata@@Base+0xfdb29d18> │ │ │ │ │ addseq r5, r7, r0, asr #30 │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ strbtvs r6, [pc], #-863 @ 7f3114 <__bss_end__@@Base+0xf5a64> │ │ │ │ │ eorcc r2, r3, r5, ror #16 │ │ │ │ │ teqvs sp, #2624 @ 0xa40 │ │ │ │ │ svcpl 0x00726168 │ │ │ │ │ strbvs r6, [r4, #-3939]! @ 0xfffff09d │ │ │ │ │ @@ -247001,110 +246512,112 @@ │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ mcreq 14, 3, r0, cr3, cr3, {1} │ │ │ │ │ + mrcvs 15, 3, r6, cr5, cr2, {3} │ │ │ │ │ + addeq ip, r8, r4, ror #22 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7808 <__bss_end__@@Base+0xfa158> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7810 <__bss_end__@@Base+0xfa160> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ + streq r0, [pc, #-1907] @ 7f7271 <__bss_end__@@Base+0xf9bc1> │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ ldrbvs r7, [r4, #-863]! @ 0xfffffca1 │ │ │ │ │ - blvs 20cffa8 <__bss_end__@@Base+0x19d28f8> │ │ │ │ │ - strbvc r7, [pc, #-615]! @ 7f7785 <__bss_end__@@Base+0xfa0d5> │ │ │ │ │ + svceq 0x005a6470 │ │ │ │ │ + cmpmi r6, r4, lsl #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7840 <__bss_end__@@Base+0xfa190> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7848 <__bss_end__@@Base+0xfa198> │ │ │ │ │ + cmpmi r6, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - stclcs 3, cr7, [pc, #-432]! @ 7f7880 <__bss_end__@@Base+0xfa1d0> │ │ │ │ │ - subpl r4, r6, r2, lsr r6 │ │ │ │ │ + cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ svcvs 0x00746172 │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r2, ror pc │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f78a0 <__bss_end__@@Base+0xfa1f0> │ │ │ │ │ - cmnvs r3, #802816 @ 0xc4000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f78a8 <__bss_end__@@Base+0xfa1f8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ rsbvc r7, r5, #79 @ 0x4f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ hvcvc 20994 @ 0x5202 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbspl r6, r3, #1776 @ 0x6f0 │ │ │ │ │ rsbeq r6, ip, r3, ror #30 │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f78d0 <__bss_end__@@Base+0xfa220> │ │ │ │ │ - ldclvs 15, cr6, [r2, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f78d8 <__bss_end__@@Base+0xfa228> │ │ │ │ │ + rsbcs r6, sp, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbeq r7, [r1, -r2, ror #4]! │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - mcrvs 8, 3, r6, cr1, cr0, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #112, 16 @ 0x700000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7928 <__bss_end__@@Base+0xfa278> │ │ │ │ │ - cmnvc r4, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7930 <__bss_end__@@Base+0xfa280> │ │ │ │ │ + smmlarvs pc, r3, sp, r6 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclvs 3, cr7, [sp, #-416]! @ 0xfffffe60 │ │ │ │ │ - cmpvs r2, r1, rrx │ │ │ │ │ + stclvs 3, cr7, [pc, #-416]! @ 7f7970 <__bss_end__@@Base+0xfa2c0> │ │ │ │ │ + rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ - ldrbvs r6, [pc], #-3439 @ 7f7b14 <__bss_end__@@Base+0xfa464> │ │ │ │ │ + ldrbvs r6, [pc], #-3439 @ 7f7b1c <__bss_end__@@Base+0xfa46c> │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcpl 0x00657465 │ │ │ │ │ @ instruction: 0x66696e75 │ │ │ │ │ - strbtvs r7, [sp], -pc, ror #4 │ │ │ │ │ + svccs 0x006d726f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7978 <__bss_end__@@Base+0xfa2c8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7980 <__bss_end__@@Base+0xfa2d0> │ │ │ │ │ + subspl r4, r0, r2, lsr r6 │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ @@ -247113,1926 +246626,1924 @@ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ svcpl 0x0066695f │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f79c0 <__bss_end__@@Base+0xfa310> │ │ │ │ │ - cmnvs r5, #855638016 @ 0x33000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f79c8 <__bss_end__@@Base+0xfa318> │ │ │ │ │ + @ instruction: 0x56544533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ svcvs 0x0065675f │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - rsbvc r6, r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ - ldmdbeq r2, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbtvs r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ + rsbseq r6, r3, r5, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7a18 <__bss_end__@@Base+0xfa368> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ 7f7abc <__bss_end__@@Base+0xfa40c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7a20 <__bss_end__@@Base+0xfa370> │ │ │ │ │ + strcs r2, [r4, #-3890]! @ 0xfffff0ce │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ 7f7ac4 <__bss_end__@@Base+0xfa414> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 7f7a2c <__bss_end__@@Base+0xfa37c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 7f7a34 <__bss_end__@@Base+0xfa384> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cmnvs r9, #1872 @ 0x750 │ │ │ │ │ rsbeq r6, r5, pc, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7a50 <__bss_end__@@Base+0xfa3a0> │ │ │ │ │ - @ instruction: 0x46464533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7a58 <__bss_end__@@Base+0xfa3a8> │ │ │ │ │ + ldrbvs r6, [r4, #-307]! @ 0xfffffecd │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - ldrbvs r7, [r4, #-882]! @ 0xfffffc8e │ │ │ │ │ - stmdavs r1!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x00727372 │ │ │ │ │ + rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ rsbeq r7, r4, r3, ror r4 │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7a78 <__bss_end__@@Base+0xfa3c8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7a80 <__bss_end__@@Base+0xfa3d0> │ │ │ │ │ + mrceq 1, 2, r4, cr4, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs r6!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - addeq r6, r8, lr, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr6, {3} │ │ │ │ │ strbvs r6, [ip, #-358]! @ 0xfffffe9a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7ac8 <__bss_end__@@Base+0xfa418> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7ad0 <__bss_end__@@Base+0xfa420> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r4, r3, r9, asr #12 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ - strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ + strbeq r6, [lr, -r9, ror #30]! │ │ │ │ │ svcpl 0x00646461 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ - ldclvs 5, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - rsbseq r6, r4, r5, ror ip │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7b08 <__bss_end__@@Base+0xfa458> │ │ │ │ │ - svccs 0x00010f33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7b10 <__bss_end__@@Base+0xfa460> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvc r7, [r1], #-872 @ 0xfffffc98 │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + cdpeq 3, 0, cr7, cr1, cr8, {3} │ │ │ │ │ + svceq 0x00070902 │ │ │ │ │ strbtvs r6, [lr], -sp, ror #18 │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ @ instruction: 0x6c616972 │ │ │ │ │ - rsbeq r7, r5, r5, ror r2 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7b50 <__bss_end__@@Base+0xfa4a0> │ │ │ │ │ - subpl r5, r1, #51380224 @ 0x3100000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7b58 <__bss_end__@@Base+0xfa4a8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbsvc r6, r3, pc, ror #28 │ │ │ │ │ andeq r6, r0, r4, ror #30 │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7b80 <__bss_end__@@Base+0xfa4d0> │ │ │ │ │ - ldrbvc r6, [pc], #-3378 @ 7f7d3c <__bss_end__@@Base+0xfa68c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7b88 <__bss_end__@@Base+0xfa4d8> │ │ │ │ │ + ldclcs 8, cr5, [r0, #-200] @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ cdpvs 0, 6, cr7, cr5, cr15, {3} │ │ │ │ │ stmdbvs r2!, {r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldmdbvc r2!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + strtpl r5, [sp], #-88 @ 0xffffffa8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7bc8 <__bss_end__@@Base+0xfa518> │ │ │ │ │ - cmnvs r0, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7bd0 <__bss_end__@@Base+0xfa520> │ │ │ │ │ + cmnne r2, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvs r4, #112, 10 @ 0x1c000000 │ │ │ │ │ - cmnvc ip, #116, 2 │ │ │ │ │ + ldrbvs r7, [r4, #-1392]! @ 0xfffffa90 │ │ │ │ │ + rsbseq r6, r4, r3, ror r5 │ │ │ │ │ @ instruction: 0x47726170 │ │ │ │ │ ldrbvs r7, [r0, #-879]! @ 0xfffffc91 │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-456]! @ 7f7c08 <__bss_end__@@Base+0xfa558> │ │ │ │ │ + andeq r0, r0, r2, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7c20 <__bss_end__@@Base+0xfa570> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7c28 <__bss_end__@@Base+0xfa578> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - ldrbpl r7, [r4], -r5, ror #4 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r9, ip, sp, lr} │ │ │ │ │ strbvs r6, [r1, -r9, ror #26]! │ │ │ │ │ rsbvc r6, r1, #1680 @ 0x690 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ 7f7c2c <__bss_end__@@Base+0xfa57c> │ │ │ │ │ - stcleq 4, cr5, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7c68 <__bss_end__@@Base+0xfa5b8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7c70 <__bss_end__@@Base+0xfa5c0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdaeq r1!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbvs r7, [lr, -r5, ror #6]! │ │ │ │ │ strbtvs r7, [r5], #-620 @ 0xfffffd94 │ │ │ │ │ rsbeq r6, r5, r5, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7ca8 <__bss_end__@@Base+0xfa5f8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7cb0 <__bss_end__@@Base+0xfa600> │ │ │ │ │ + svceq 0x00080031 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + strbvs r6, [sp, #-2419]! @ 0xfffff68d │ │ │ │ │ + mcrvs 15, 3, r5, cr9, cr2, {3} │ │ │ │ │ smcvs 55013 @ 0xd6e5 │ │ │ │ │ cmnvs r6, r2, ror fp │ │ │ │ │ - svceq 0x00086f72 │ │ │ │ │ - ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7cf0 <__bss_end__@@Base+0xfa640> │ │ │ │ │ - @ instruction: 0x532c0533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7cf8 <__bss_end__@@Base+0xfa648> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - rsbscs r6, r3, lr, ror #10 │ │ │ │ │ + strbvc r6, [r2, #-1390]! @ 0xfffffa92 │ │ │ │ │ ldmdbvc r0!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7d20 <__bss_end__@@Base+0xfa670> │ │ │ │ │ - svcpl 0x00657331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7d28 <__bss_end__@@Base+0xfa678> │ │ │ │ │ + strbtvc r6, [r6], #-1585 @ 0xfffff9cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ ldrbvs r7, [pc, -r9, rrx] │ │ │ │ │ svcpl 0x00646972 │ │ │ │ │ - rsbscs r6, r2, r9, ror #28 │ │ │ │ │ - ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ + strbvc r6, [pc, #-3689]! @ 7f70af <__bss_end__@@Base+0xf99ff> │ │ │ │ │ + rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7d68 <__bss_end__@@Base+0xfa6b8> │ │ │ │ │ - svcvs 0x00667332 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7d70 <__bss_end__@@Base+0xfa6c0> │ │ │ │ │ + streq r0, [pc, #-2354] @ 7f75fa <__bss_end__@@Base+0xf9f4a> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - bvc 22530d0 <_edata@@Base+0xd0> │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + bvc 22530d8 <_edata@@Base+0xd8> │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7da8 <__bss_end__@@Base+0xfa6f8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7db0 <__bss_end__@@Base+0xfa700> │ │ │ │ │ + rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + stccs 15, cr0, [r5], {103} @ 0x67 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ cmnvc r9, #1593835520 @ 0x5f000000 │ │ │ │ │ strbtvc r7, [r5], #-611 @ 0xfffffd9d │ │ │ │ │ cdpvs 15, 7, cr5, cr5, cr5, {3} │ │ │ │ │ rsbvc r6, pc, #110100480 @ 0x6900000 │ │ │ │ │ - rsbvs r6, r1, #1785856 @ 0x1b4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, sp, ror #30 │ │ │ │ │ + rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7e08 <__bss_end__@@Base+0xfa758> │ │ │ │ │ - strvs r7, [r5, #-818]! @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7e10 <__bss_end__@@Base+0xfa760> │ │ │ │ │ + ldrbvs r3, [pc], #-1074 @ 7f7fcc <__bss_end__@@Base+0xfa91c> │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ @ instruction: 0x67656e5f │ │ │ │ │ strbtvc r7, [r9], -r1, ror #8 │ │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvc r2!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0x676f7470 │ │ │ │ │ + ldmdavs r0!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stccs 15, cr0, [r5], {121} @ 0x79 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7e58 <__bss_end__@@Base+0xfa7a8> │ │ │ │ │ - rsbsvc r6, r3, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7e60 <__bss_end__@@Base+0xfa7b0> │ │ │ │ │ + ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 7f7e74 <__bss_end__@@Base+0xfa7c4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 7f7e7c <__bss_end__@@Base+0xfa7cc> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbsvs r7, r5, #112, 6 @ 0xc0000001 │ │ │ │ │ addeq r7, r8, r3, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7e98 <__bss_end__@@Base+0xfa7e8> │ │ │ │ │ - rsbvc r6, r2, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7ea0 <__bss_end__@@Base+0xfa7f0> │ │ │ │ │ + bcs 240f920 <_edata@@Base+0x1bc920> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmngt r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ andeq r6, r0, r3, ror r6 │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7ed8 <__bss_end__@@Base+0xfa828> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7ee0 <__bss_end__@@Base+0xfa830> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - svcpl 0x00726f73 │ │ │ │ │ - strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ strbtvc r6, [r1], #-3423 @ 0xfffff2a1 │ │ │ │ │ - @ instruction: 0x2d786972 │ │ │ │ │ - biceq r1, r3, r1, lsr r1 │ │ │ │ │ + ldrbtvc r6, [r8], #-2418 @ 0xfffff68e │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7f20 <__bss_end__@@Base+0xfa870> │ │ │ │ │ - cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7f28 <__bss_end__@@Base+0xfa878> │ │ │ │ │ + rsbvc r7, r1, #51 @ 0x33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbscs r7, r4, r0, ror r5 │ │ │ │ │ + @ instruction: 0x77747570 │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ rsbvc r6, lr, r4, ror r9 │ │ │ │ │ - ldrbvs r7, [r4, #-609]! @ 0xfffffd9f │ │ │ │ │ - addeq ip, r8, r0, ror fp │ │ │ │ │ + ldmdbvs r4!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7f78 <__bss_end__@@Base+0xfa8c8> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7f80 <__bss_end__@@Base+0xfa8d0> │ │ │ │ │ + bvc 2253200 <_edata@@Base+0x200> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ cdpvs 15, 6, cr6, cr14, cr14, {3} │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr5, {3} │ │ │ │ │ strbvs r6, [r7, #-1396]! @ 0xfffffa8c │ │ │ │ │ - andeq r7, r1, r2, ror r0 │ │ │ │ │ + mcrvs 0, 3, r7, cr15, cr2, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f7fc0 <__bss_end__@@Base+0xfa910> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f7fc8 <__bss_end__@@Base+0xfa918> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - svceq 0x00737265 │ │ │ │ │ - svcmi 0x00502f07 │ │ │ │ │ + cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ + svcpl 0x0065646f │ │ │ │ │ strbvc r6, [lr, #-3681]! @ 0xfffff19f │ │ │ │ │ svcpl 0x00797469 │ │ │ │ │ - ldrbvc r7, [pc, #-1648] @ 7f7b40 <__bss_end__@@Base+0xfa490> │ │ │ │ │ - ldmdbgt r8!, {r2, r4, r5, r6, r9, sl, sp, lr} │ │ │ │ │ + ldmdbvs r8!, {r4, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8008 <__bss_end__@@Base+0xfa958> │ │ │ │ │ - @ instruction: 0x267e3033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8010 <__bss_end__@@Base+0xfa960> │ │ │ │ │ + ldrbvs r6, [r4, #-819]! @ 0xfffffccd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - stclcs 3, cr6, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ - rsbscs r2, r7, r1, lsr r0 │ │ │ │ │ + cmnvs r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ cmnvs r7, r5, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr2, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-2013265919 @ 0x88000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8050 <__bss_end__@@Base+0xfa9a0> │ │ │ │ │ - rsbsvc r7, r0, #3342336 @ 0x330000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8058 <__bss_end__@@Base+0xfa9a8> │ │ │ │ │ + cmnmi r3, r3, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ - cmnvs r7, #1342177286 @ 0x50000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 2, 6, cr7, cr7, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ stmdavs r3!, {r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ svcvs 0x00707261 │ │ │ │ │ - rsbscs r7, r3, ip, ror #18 │ │ │ │ │ + rsbvc r7, ip, ip, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8098 <__bss_end__@@Base+0xfa9e8> │ │ │ │ │ - strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f80a0 <__bss_end__@@Base+0xfa9f0> │ │ │ │ │ + stclvs 2, cr7, [r1], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 7f80d8 <__bss_end__@@Base+0xfaa28> │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ + strbvs r7, [lr, #-872]! @ 0xfffffc98 │ │ │ │ │ + rsbcs r6, ip, r2, ror r1 │ │ │ │ │ @ instruction: 0x76627573 │ │ │ │ │ addeq r7, r8, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f80d8 <__bss_end__@@Base+0xfaa28> │ │ │ │ │ - rsbcs r7, r5, r1, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f80e0 <__bss_end__@@Base+0xfaa30> │ │ │ │ │ + @ instruction: 0x56206d31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-484]! @ 7f80dc <__bss_end__@@Base+0xfaa2c> │ │ │ │ │ + @ instruction: 0x267e2833 │ │ │ │ │ ldrbtvc r6, [r3], #-3949 @ 0xfffff093 │ │ │ │ │ cmnvc pc, #95 @ 0x5f │ │ │ │ │ strbtvc r7, [r9], -r9, ror #8 │ │ │ │ │ stclvs 15, cr5, [r6], #-404 @ 0xfffffe6c │ │ │ │ │ - bcs 251088c <_edata@@Base+0x2bd88c> │ │ │ │ │ - @ instruction: 0x61285e64 │ │ │ │ │ + cdpvs 1, 7, cr6, cr4, cr15, {3} │ │ │ │ │ + cmpcc pc, #1342177286 @ 0x50000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8128 <__bss_end__@@Base+0xfaa78> │ │ │ │ │ - rsbscs r2, r7, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8130 <__bss_end__@@Base+0xfaa80> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + rsbvs r6, r5, #29440 @ 0x7300 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ ldrbtvc r6, [r5], #-3935 @ 0xfffff0a1 │ │ │ │ │ svcpl 0x00747570 │ │ │ │ │ ldrbvs r7, [r0, #-97]! @ 0xffffff9f │ │ │ │ │ - streq r6, [pc, #-1134] @ 7f7eb2 <__bss_end__@@Base+0xfa802> │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + cmnvs r9, #1845493760 @ 0x6e000000 │ │ │ │ │ + svcvs 0x00725f73 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8178 <__bss_end__@@Base+0xfaac8> │ │ │ │ │ - cmnvs r5, #-1006632960 @ 0xc4000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8180 <__bss_end__@@Base+0xfaad0> │ │ │ │ │ + andsle r7, r1, #802816 @ 0xc4000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + svcpl 0x006c7274 │ │ │ │ │ + ldrbvs r6, [r3, #-354]! @ 0xfffffe9e │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ @ instruction: 0x666e6979 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-444]! @ 7f81c4 <__bss_end__@@Base+0xfab14> │ │ │ │ │ + andeq r0, r0, r1, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f81d0 <__bss_end__@@Base+0xfab20> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f81d8 <__bss_end__@@Base+0xfab28> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - svceq 0x00457379 │ │ │ │ │ - subcc r2, sp, #15, 30 @ 0x3c │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 8, cr6, [r9], #-476 @ 0xfffffe24 │ │ │ │ │ addeq ip, r8, r5, ror #22 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8210 <__bss_end__@@Base+0xfab60> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8218 <__bss_end__@@Base+0xfab68> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldmdbvs pc, {r1, r5, r6, r9, sl, sp, lr}^ @ │ │ │ │ │ rsbvc r7, r5, #115343360 @ 0x6e00000 │ │ │ │ │ @ instruction: 0x665f6573 │ │ │ │ │ - stccc 4, cr7, [r0, #-408]! @ 0xfffffe68 │ │ │ │ │ + cdpvs 4, 6, cr7, cr15, cr6, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8258 <__bss_end__@@Base+0xfaba8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8260 <__bss_end__@@Base+0xfabb0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ 7f7e18 <__bss_end__@@Base+0xfa768> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ 7f7e20 <__bss_end__@@Base+0xfa770> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - stclcs 13, cr6, [pc, #-456]! @ 7f8280 <__bss_end__@@Base+0xfabd0> │ │ │ │ │ - mcrrmi 9, 3, r4, r1, cr3 @ │ │ │ │ │ + ldmdbvs r2!, {r1, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ cdpvs 15, 6, cr6, cr9, cr10, {3} │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f82a8 <__bss_end__@@Base+0xfabf8> │ │ │ │ │ - smlaldxeq r5, r5, r1, r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f82b0 <__bss_end__@@Base+0xfac00> │ │ │ │ │ + rsbvc r6, r5, #268435459 @ 0x10000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mrcvs 5, 3, r6, cr2, cr3, {3} │ │ │ │ │ - stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ + cmpvs r2, r3, ror r0 │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 7f82dc <__bss_end__@@Base+0xfac2c> │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ @ instruction: 0x67656e5f │ │ │ │ │ strbtvc r7, [r9], -r1, ror #8 │ │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ - ldrbvs r6, [pc, #-1389] @ 7f7f3f <__bss_end__@@Base+0xfa88f> │ │ │ │ │ + rsbvc r6, r5, #24832 @ 0x6100 │ │ │ │ │ + svcpl 0x006c616e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8300 <__bss_end__@@Base+0xfac50> │ │ │ │ │ - ldrbtvs r6, [r2], #-3890 @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8308 <__bss_end__@@Base+0xfac58> │ │ │ │ │ + mrcpl 0, 3, r2, cr10, cr2, {1} │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 7f831c <__bss_end__@@Base+0xfac6c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 7f8324 <__bss_end__@@Base+0xfac74> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r6!, {r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r2, #460 @ 0x1cc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8340 <__bss_end__@@Base+0xfac90> │ │ │ │ │ - ldrbtvc r7, [r5], #-50 @ 0xffffffce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8348 <__bss_end__@@Base+0xfac98> │ │ │ │ │ + ldrbtvc r6, [r5], #-3890 @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbcc r6, lr, #436 @ 0x1b4 │ │ │ │ │ strbvc r6, [r8, #-883]! @ 0xfffffc8d │ │ │ │ │ - rsbvc r7, r1, r2, ror r2 │ │ │ │ │ - cmnvs r3, r8, ror #18 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr2, {3} │ │ │ │ │ + cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8380 <__bss_end__@@Base+0xfacd0> │ │ │ │ │ - stmdbvs r4!, {r1, r4, r5, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8388 <__bss_end__@@Base+0xfacd8> │ │ │ │ │ + strtvs r6, [r0], #-1330 @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdple 3, 1, cr7, cr1, cr5, {3} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ svcpl 0x00746c61 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ svcpl 0x0079616c │ │ │ │ │ rsbsvc r7, r4, pc, ror #10 │ │ │ │ │ - ldrbvc r7, [pc], #-1141 @ 7f8578 <__bss_end__@@Base+0xfaec8> │ │ │ │ │ - mcrvs 0, 3, r7, cr5, cr9, {3} │ │ │ │ │ + ldrbvc r7, [pc], #-1141 @ 7f8580 <__bss_end__@@Base+0xfaed0> │ │ │ │ │ + smcvs 22281 @ 0x5709 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f83d0 <__bss_end__@@Base+0xfad20> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f83d8 <__bss_end__@@Base+0xfad28> │ │ │ │ │ + rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - ldrbtvc r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ + svccs 0x0079616c │ │ │ │ │ strbvc r6, [sl, #-1121]! @ 0xfffffb9f │ │ │ │ │ - ldrbvs r7, [pc, #-1139] @ 7f8149 <__bss_end__@@Base+0xfaa99> │ │ │ │ │ + ldrbvs r7, [pc, #-1139] @ 7f8151 <__bss_end__@@Base+0xfaaa1> │ │ │ │ │ rsbvc r7, r5, #120, 8 @ 0x78000000 │ │ │ │ │ svcpl 0x006c616e │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - strbpl r7, [r5], #-1121 @ 0xfffffb9f │ │ │ │ │ + cdpvs 4, 6, cr7, cr15, cr1, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8420 <__bss_end__@@Base+0xfad70> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8428 <__bss_end__@@Base+0xfad78> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbscs r7, r2, r2, ror r3 │ │ │ │ │ - strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ + rsbvc r7, lr, r2, ror r3 │ │ │ │ │ + @ instruction: 0x61207475 │ │ │ │ │ strbtvc r6, [r5], -r5, ror #24 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ teqcc ip, lr, rrx │ │ │ │ │ - ldrbvc r7, [r0, #-1086]! @ 0xfffffbc2 │ │ │ │ │ + ands r5, r1, #65011712 @ 0x3e00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8450 <__bss_end__@@Base+0xfada0> │ │ │ │ │ - addeq ip, r8, r3, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8458 <__bss_end__@@Base+0xfada8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2253798 <_edata@@Base+0x798> │ │ │ │ │ + bvc 22537a0 <_edata@@Base+0x7a0> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - vmovvs.8 d15[6], r4 │ │ │ │ │ + cmpvs r6, r4, asr fp │ │ │ │ │ rsbvc r7, pc, #-872415231 @ 0xcc000001 │ │ │ │ │ addeq ip, r8, r4, ror fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8480 <__bss_end__@@Base+0xfadd0> │ │ │ │ │ - rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8488 <__bss_end__@@Base+0xfadd8> │ │ │ │ │ + strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - strbvs r6, [r7, #-3175]! @ 0xfffff399 │ │ │ │ │ - cmneq r1, r2, ror #4 │ │ │ │ │ + strbvs r6, [r4, #-871]! @ 0xfffffc99 │ │ │ │ │ + addeq ip, r8, r8, ror fp │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 12, cr6, [pc, #-388]! @ 7f84e4 <__bss_end__@@Base+0xfae34> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ 7f866c <__bss_end__@@Base+0xfafbc> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f84b8 <__bss_end__@@Base+0xfae08> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f84c0 <__bss_end__@@Base+0xfae10> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdbvc ip!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldclcs 5, cr6, [r3], #-432 @ 0xfffffe50 │ │ │ │ │ cmnvc pc, #25344 @ 0x6300 │ │ │ │ │ addeq ip, r8, r5, ror #22 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f84e8 <__bss_end__@@Base+0xfae38> │ │ │ │ │ - ldrbtvc r6, [r0], #-2355 @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f84f0 <__bss_end__@@Base+0xfae40> │ │ │ │ │ + strtpl r7, [r6], #-3635 @ 0xfffff1cd │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - bcs 2515c7c <_edata@@Base+0x2c2c7c> │ │ │ │ │ + mrcvs 5, 3, r7, cr4, cr0, {3} │ │ │ │ │ cmnvs r6, r7, ror #6 │ │ │ │ │ addeq ip, r8, r3, ror #22 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8518 <__bss_end__@@Base+0xfae68> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ - blvs 20d0c18 <__bss_end__@@Base+0x19d3568> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8520 <__bss_end__@@Base+0xfae70> │ │ │ │ │ + strbtvc r7, [r1], #-1075 @ 0xfffffbcd │ │ │ │ │ + blvs 20d0c20 <__bss_end__@@Base+0x19d3570> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ @ instruction: 0x66696373 │ │ │ │ │ - rsbcs r6, ip, r1, ror #6 │ │ │ │ │ + @ instruction: 0x512d6361 │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbseq r6, r4, r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8540 <__bss_end__@@Base+0xfae90> │ │ │ │ │ - ldmdbpl r4, {r1, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8548 <__bss_end__@@Base+0xfae98> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbscs r6, r2, r9, ror pc │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs sp!, {r0, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cdppl 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ mrcvs 2, 2, r7, cr15, cr4, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8588 <__bss_end__@@Base+0xfaed8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8590 <__bss_end__@@Base+0xfaee0> │ │ │ │ │ + ldrbvc r2, [lr, #-2354] @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbtvc r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ + cmnmi lr, #420 @ 0x1a4 │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f85d0 <__bss_end__@@Base+0xfaf20> │ │ │ │ │ - strbvc r7, [pc, #-1329]! @ 7f825b <__bss_end__@@Base+0xfabab> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f85d8 <__bss_end__@@Base+0xfaf28> │ │ │ │ │ + rsbvc r6, pc, #51380224 @ 0x3100000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbtvc r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ - svcvs 0x00756e69 │ │ │ │ │ + ldrbpl r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + svcvs 0x0066696e │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ addeq ip, r8, r3, ror fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8610 <__bss_end__@@Base+0xfaf60> │ │ │ │ │ - rsbvs r6, r1, #802816 @ 0xc4000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8618 <__bss_end__@@Base+0xfaf68> │ │ │ │ │ + stmdaeq r0, {r0, r4, r5} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ 7f8624 <__bss_end__@@Base+0xfaf74> │ │ │ │ │ - ldmdbcs sl!, {r1, r4, r5, fp, sp}^ │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvc r7, [r1], #-620 @ 0xfffffd94 │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8658 <__bss_end__@@Base+0xfafa8> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8660 <__bss_end__@@Base+0xfafb0> │ │ │ │ │ + ldmdbvs r0!, {r0, r4, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r7!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbvs r7, r8, #100, 8 @ 0x64000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r7, r8, r4, ror #8 │ │ │ │ │ + cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f86a0 <__bss_end__@@Base+0xfaff0> │ │ │ │ │ - rsbcs r7, r5, r2, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f86a8 <__bss_end__@@Base+0xfaff8> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ addeq r6, r8, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f86d8 <__bss_end__@@Base+0xfb028> │ │ │ │ │ - stclvs 1, cr6, [r2], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f86e0 <__bss_end__@@Base+0xfb030> │ │ │ │ │ + ldmdbvc r4, {r0, r4, r5, r9, sl, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ addeq r6, r8, r2, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8720 <__bss_end__@@Base+0xfb070> │ │ │ │ │ - cmnvc r4, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8728 <__bss_end__@@Base+0xfb078> │ │ │ │ │ + strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2253a68 <_edata@@Base+0xa68> │ │ │ │ │ + bvc 2253a70 <_edata@@Base+0xa70> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + vmovvc.8 d1[2], r4 │ │ │ │ │ ldmdbvs r8!, {r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r7!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - stclvs 4, cr7, [r8, #-400]! @ 0xfffffe70 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmnvs r8, r4, ror #8 │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8758 <__bss_end__@@Base+0xfb0a8> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8760 <__bss_end__@@Base+0xfb0b0> │ │ │ │ │ + @ instruction: 0x46524532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r3, #100, 30 @ 0x190 │ │ │ │ │ ldclvs 8, cr7, [r0], #-436 @ 0xfffffe4c │ │ │ │ │ - mcrvs 3, 3, r7, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-738197503 @ 0xd4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8798 <__bss_end__@@Base+0xfb0e8> │ │ │ │ │ - ldrbtvc r6, [r3], #-2354 @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f87a0 <__bss_end__@@Base+0xfb0f0> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ 7f895c <__bss_end__@@Base+0xfb2ac> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtvc r7, [r1], -r2, ror #4 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r4, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f87f0 <__bss_end__@@Base+0xfb140> │ │ │ │ │ - rsbvs r7, pc, #536870915 @ 0x20000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f87f8 <__bss_end__@@Base+0xfb148> │ │ │ │ │ + ldrbcs r4, [lr, #-306]! @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ + rsbvc r6, r5, #805306375 @ 0x30000007 │ │ │ │ │ + stccs 15, cr0, [r5], {115} @ 0x73 │ │ │ │ │ strbtvs r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ addeq r6, r8, r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8838 <__bss_end__@@Base+0xfb188> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8840 <__bss_end__@@Base+0xfb190> │ │ │ │ │ + subcc r2, sp, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbseq r6, r2, r3, ror pc │ │ │ │ │ - addeq ip, r8, r0, asr fp │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 4, cr6, [r5], #-444 @ 0xfffffe44 │ │ │ │ │ addeq r6, r8, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8878 <__bss_end__@@Base+0xfb1c8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8880 <__bss_end__@@Base+0xfb1d0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - svcvs 0x0065646f │ │ │ │ │ - bvc 21d4810 <__bss_end__@@Base+0x1ad7160> │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + bvc 21d4818 <__bss_end__@@Base+0x1ad7168> │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f88b8 <__bss_end__@@Base+0xfb208> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f88c0 <__bss_end__@@Base+0xfb210> │ │ │ │ │ + strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r4, sl, ror r5 │ │ │ │ │ rsbeq r7, r9, r5, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f88f0 <__bss_end__@@Base+0xfb240> │ │ │ │ │ - andeq r0, r0, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f88f8 <__bss_end__@@Base+0xfb248> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbscs r6, r2, r9, ror pc │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + cmnvs r4, #507510784 @ 0x1e400000 │ │ │ │ │ + ldrbvs r7, [r2, #-629]! @ 0xfffffd8b │ │ │ │ │ stclvs 4, cr7, [r5, #-460]! @ 0xfffffe34 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 7f8ae4 <__bss_end__@@Base+0xfb434> │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 7f8aec <__bss_end__@@Base+0xfb43c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8938 <__bss_end__@@Base+0xfb288> │ │ │ │ │ - stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8940 <__bss_end__@@Base+0xfb290> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbseq r7, r8, r8, ror #6 │ │ │ │ │ + stmdbvs lr!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ cmnvs r6, r4, ror #10 │ │ │ │ │ svcpl 0x00746c75 │ │ │ │ │ svcpl 0x0074656c │ │ │ │ │ strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ cmnvs r1, #95 @ 0x5f │ │ │ │ │ strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8990 <__bss_end__@@Base+0xfb2e0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8998 <__bss_end__@@Base+0xfb2e8> │ │ │ │ │ + mcrvs 5, 3, r7, cr1, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - stclvs 3, cr7, [pc, #-440]! @ 7f89c4 <__bss_end__@@Base+0xfb314> │ │ │ │ │ + subcc r7, sp, #-1207959551 @ 0xb8000001 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ 7f89c0 <__bss_end__@@Base+0xfb310> │ │ │ │ │ + stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f89e0 <__bss_end__@@Base+0xfb330> │ │ │ │ │ - rsbscs r6, r4, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f89e8 <__bss_end__@@Base+0xfb338> │ │ │ │ │ + ldrbpl r6, [r3, #-3634]! @ 0xfffff1ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvs r6, [r4], #-370 @ 0xfffffe8e │ │ │ │ │ - stclvs 14, cr6, [pc, #-404]! @ 7f8a40 <__bss_end__@@Base+0xfb390> │ │ │ │ │ + stclvs 14, cr6, [pc, #-404]! @ 7f8a48 <__bss_end__@@Base+0xfb398> │ │ │ │ │ ldmdbvs r6!, {r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r4, ror #10 │ │ │ │ │ + ldmdavs r4!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8a30 <__bss_end__@@Base+0xfb380> │ │ │ │ │ - eorvc r6, r0, r1, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8a38 <__bss_end__@@Base+0xfb388> │ │ │ │ │ + cmnvs r9, r1, lsr sp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ stmdbvc r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8a70 <__bss_end__@@Base+0xfb3c0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8a78 <__bss_end__@@Base+0xfb3c8> │ │ │ │ │ + rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r5, r3, ror #24 │ │ │ │ │ strbtvs r5, [r5], #-3954 @ 0xfffff08e │ │ │ │ │ ldrbvc r6, [pc, -r7, ror #10] │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ 7f8a90 <__bss_end__@@Base+0xfb3e0> │ │ │ │ │ - cmnvc r3, r3, lsr sl │ │ │ │ │ + cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8ab8 <__bss_end__@@Base+0xfb408> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8ac0 <__bss_end__@@Base+0xfb410> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 7f8b00 <__bss_end__@@Base+0xfb450> │ │ │ │ │ + stcleq 4, cr5, [r5, #-200] @ 0xffffff38 │ │ │ │ │ stclvs 5, cr7, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvs lr, #120, 10 @ 0x1e000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8b00 <__bss_end__@@Base+0xfb450> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8b08 <__bss_end__@@Base+0xfb458> │ │ │ │ │ + cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ strbvs r5, [r2, #-3948]! @ 0xfffff094 │ │ │ │ │ stclvs 3, cr7, [r5], #-460 @ 0xfffffe34 │ │ │ │ │ - rsbscs r6, r2, pc, asr sl │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldrbpl r6, [r1, #-2655] @ 0xfffff5a1 │ │ │ │ │ + strbeq r5, [r5, -pc, asr #8] │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8b60 <__bss_end__@@Base+0xfb4b0> │ │ │ │ │ - addeq ip, r8, r3, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8b68 <__bss_end__@@Base+0xfb4b8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - subpl r7, sp, ip, ror #6 │ │ │ │ │ - ldrbmi r4, [r4, #-1356] @ 0xfffffab4 │ │ │ │ │ + rsbvc r7, r1, #108, 6 @ 0xb0000001 │ │ │ │ │ + svcpl 0x00366573 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbvc r6, [lr, #-2420]! @ 0xfffff68c │ │ │ │ │ svcpl 0x0073756f │ │ │ │ │ @ instruction: 0x66696e75 │ │ │ │ │ - stclcs 2, cr7, [sp, #-444]! @ 0xfffffe44 │ │ │ │ │ - ldclcs 8, cr5, [r0, #-204] @ 0xffffff34 │ │ │ │ │ + cmnvs sp, #-268435450 @ 0xf0000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8bc8 <__bss_end__@@Base+0xfb518> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8bd0 <__bss_end__@@Base+0xfb520> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdaeq ip, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d050f │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ rsbeq r7, r8, r2, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8c08 <__bss_end__@@Base+0xfb558> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8c10 <__bss_end__@@Base+0xfb560> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - rsbvc r7, r5, r9, ror #6 │ │ │ │ │ - ldrbtvs r6, [r4], #-1389 @ 0xfffffa93 │ │ │ │ │ + strbtvc r7, [r5], -r9, ror #6 │ │ │ │ │ + svccs 0x00060f07 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + cmnne ip, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8c50 <__bss_end__@@Base+0xfb5a0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8c58 <__bss_end__@@Base+0xfb5a8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cdpvs 5, 6, cr6, cr5, cr12, {3} │ │ │ │ │ + ldrbmi r6, [r4, #-1388] @ 0xfffffa94 │ │ │ │ │ mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ stccc 3, cr7, [r0], #-464 @ 0xfffffe30 │ │ │ │ │ - rsbsvc r3, r1, #784 @ 0x310 │ │ │ │ │ - addeq ip, r8, r4, ror fp │ │ │ │ │ + ldmdbvs r8!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8c88 <__bss_end__@@Base+0xfb5d8> │ │ │ │ │ - andeq r0, r0, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8c90 <__bss_end__@@Base+0xfb5e0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ rsbseq r7, r0, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8cc0 <__bss_end__@@Base+0xfb610> │ │ │ │ │ - addeq ip, r8, r2, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8cc8 <__bss_end__@@Base+0xfb618> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ rsbvc r6, pc, #120586240 @ 0x7300000 │ │ │ │ │ - rsbscs r6, r2, sp, ror #30 │ │ │ │ │ - strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ + rsbvc r4, lr, sp, ror #18 │ │ │ │ │ + @ instruction: 0x61207475 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8d00 <__bss_end__@@Base+0xfb650> │ │ │ │ │ - ldrbvc r7, [r0, #-1074]! @ 0xfffffbce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8d08 <__bss_end__@@Base+0xfb658> │ │ │ │ │ + subspl r4, r8, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r6, [r1], #-1384 @ 0xfffffa98 │ │ │ │ │ rsbsvc r7, r9, pc, asr r4 │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8d40 <__bss_end__@@Base+0xfb690> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8d48 <__bss_end__@@Base+0xfb698> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - ldrbvs r7, [pc, #-2153] @ 7f86bb <__bss_end__@@Base+0xfb00b> │ │ │ │ │ + ldrbvs r7, [pc, #-2153] @ 7f86c3 <__bss_end__@@Base+0xfb013> │ │ │ │ │ strbvs r6, [sp, #-1388]! @ 0xfffffa94 │ │ │ │ │ - ldrbvc r7, [pc], #-1134 @ 7f8f2c <__bss_end__@@Base+0xfb87c> │ │ │ │ │ + ldrbvc r7, [pc], #-1134 @ 7f8f34 <__bss_end__@@Base+0xfb884> │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbvs r6, [r3, #-3952]! @ 0xfffff090 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8d88 <__bss_end__@@Base+0xfb6d8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8d90 <__bss_end__@@Base+0xfb6e0> │ │ │ │ │ + ldmdavs r4!, {r1, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + svceq 0x00617262 │ │ │ │ │ rsbeq r7, r6, r5, ror #4 │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8dd8 <__bss_end__@@Base+0xfb728> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8de0 <__bss_end__@@Base+0xfb730> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ + streq r6, [pc, -pc, ror #28] │ │ │ │ │ ldrbvc r6, [r1, #-1379]! @ 0xfffffa9d │ │ │ │ │ strbvs r6, [r9, -r1, ror #24]! │ │ │ │ │ ldrbvs r6, [r2, #-3950]! @ 0xfffff092 │ │ │ │ │ - strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ + ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8e08 <__bss_end__@@Base+0xfb758> │ │ │ │ │ - beq 1c89490 <__bss_end__@@Base+0x158bde0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8e10 <__bss_end__@@Base+0xfb760> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - stclcs 3, cr7, [pc, #-456]! @ 7f8e08 <__bss_end__@@Base+0xfb758> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + mcrvs 3, 3, r7, cr7, cr2, {3} │ │ │ │ │ + cmnvs sp, pc, ror #4 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ ldrbvc r7, [r4, #-863]! @ 0xfffffca1 │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbvc r7, r1, #1593835520 @ 0x5f000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + subspl r7, r0, #1593835520 @ 0x5f000000 │ │ │ │ │ + stmdbeq lr, {r0, r1, r2, r3, r6, r8, r9, sl, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8e40 <__bss_end__@@Base+0xfb790> │ │ │ │ │ - subsvc r6, pc, #3200 @ 0xc80 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8e48 <__bss_end__@@Base+0xfb798> │ │ │ │ │ + smmlarvs pc, r2, r2, r7 @ │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - strbmi r2, [sp, #-3891] @ 0xfffff0cd │ │ │ │ │ + cmnvs r5, #25088 @ 0x6200 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stclvs 12, cr6, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvc r5, #404 @ 0x194 │ │ │ │ │ - cmnvs r7, r9, ror #28 │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8e80 <__bss_end__@@Base+0xfb7d0> │ │ │ │ │ - rsbvc r7, r1, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8e88 <__bss_end__@@Base+0xfb7d8> │ │ │ │ │ + ldrbpl r5, [r0], #-2099 @ 0xfffff7cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ @ instruction: 0x76746172 │ │ │ │ │ ldrbvc r7, [r3, -r1, ror #4]! │ │ │ │ │ stmdavs r3!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8ed0 <__bss_end__@@Base+0xfb820> │ │ │ │ │ - svccs 0x00080f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8ed8 <__bss_end__@@Base+0xfb828> │ │ │ │ │ + addeq r7, r8, r1, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ cmnvs r5, #112, 18 @ 0x1c0000 │ │ │ │ │ ldrbtvc r6, [r2], #-360 @ 0xfffffe98 │ │ │ │ │ cmnvc r5, #1593835520 @ 0x5f000000 │ │ │ │ │ rsbvc r7, r9, r3, ror #4 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8f20 <__bss_end__@@Base+0xfb870> │ │ │ │ │ - subspl r4, r8, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8f28 <__bss_end__@@Base+0xfb878> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdbvc r1!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldmdaeq r4, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ cmnvc lr, #108, 18 @ 0x1b0000 │ │ │ │ │ ldrbvs r6, [r6, #-3183]! @ 0xfffff391 │ │ │ │ │ mrcvs 1, 3, r6, cr2, cr7, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldmdbeq r0!, {r1, r4, r5, r9, ip, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8f70 <__bss_end__@@Base+0xfb8c0> │ │ │ │ │ - stmdavs r7!, {r0, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8f78 <__bss_end__@@Base+0xfb8c8> │ │ │ │ │ + rsbcs r6, sp, r1, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x060f0a73 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldrbvs r7, [pc, #-2149] @ 7f88f7 <__bss_end__@@Base+0xfb247> │ │ │ │ │ + ldrbvs r7, [pc, #-2149] @ 7f88ff <__bss_end__@@Base+0xfb24f> │ │ │ │ │ cdpvs 3, 6, cr6, cr5, cr3, {3} │ │ │ │ │ cmnvs r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cdpvs 4, 7, cr7, cr9, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r7, r9, #1761607680 @ 0x69000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f8fc0 <__bss_end__@@Base+0xfb910> │ │ │ │ │ - rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f8fc8 <__bss_end__@@Base+0xfb918> │ │ │ │ │ + strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 7f9008 <__bss_end__@@Base+0xfb958> │ │ │ │ │ + strbmi r4, [sp, #-2353] @ 0xfffff6cf │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ ldclvs 1, cr6, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ - cmnvs r5, #-2080374783 @ 0x84000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr6, cr5, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9008 <__bss_end__@@Base+0xfb958> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9010 <__bss_end__@@Base+0xfb960> │ │ │ │ │ + @ instruction: 0x66666932 │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbpl r6, r5, r2, ror #24 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ ldclvs 13, cr6, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ - ldrbmi r4, [r2, #-1637] @ 0xfffff99b │ │ │ │ │ - subpl r5, r1, #72351744 @ 0x4500000 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9040 <__bss_end__@@Base+0xfb990> │ │ │ │ │ - svceq 0x005a2f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9048 <__bss_end__@@Base+0xfb998> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r4, r4, ror #2 │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - ldclvs 2, cr7, [pc, #-440] @ 7f9074 <__bss_end__@@Base+0xfb9c4> │ │ │ │ │ + ldrbvs r6, [r2, #-1902]! @ 0xfffff892 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ - ldrbvc r7, [pc, #-885] @ 7f8ec7 <__bss_end__@@Base+0xfb817> │ │ │ │ │ + ldrbvc r7, [pc, #-885] @ 7f8ecf <__bss_end__@@Base+0xfb81f> │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ │ + ldrbmi r6, [r2, #-3442] @ 0xfffff28e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9098 <__bss_end__@@Base+0xfb9e8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f90a0 <__bss_end__@@Base+0xfb9f0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [sl, #-2413]! @ 0xfffff693 │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 5, cr6, [r6, #-400]! @ 0xfffffe70 │ │ │ │ │ stmdavs r3!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f90d8 <__bss_end__@@Base+0xfba28> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f90e0 <__bss_end__@@Base+0xfba30> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - streq r7, [pc, -lr, ror #6] │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ ldrbvs r7, [r4, #-2402]! @ 0xfffff69e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9120 <__bss_end__@@Base+0xfba70> │ │ │ │ │ - stmdavs r7!, {r0, r1, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9128 <__bss_end__@@Base+0xfba78> │ │ │ │ │ + rsbcs r6, sp, r3, lsr pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvc r4, #112, 10 @ 0x1c000000 │ │ │ │ │ + ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ strbtvs r7, [r5], #-632 @ 0xfffffd88 │ │ │ │ │ rsbeq r6, r5, r5, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9150 <__bss_end__@@Base+0xfbaa0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9158 <__bss_end__@@Base+0xfbaa8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - svcvs 0x00636e73 │ │ │ │ │ - cdpvs 2, 6, cr6, cr9, cr13, {3} │ │ │ │ │ + svcmi 0x00555173 │ │ │ │ │ + smlsdeq r9, r4, r5, r4 │ │ │ │ │ ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ 7f9178 <__bss_end__@@Base+0xfbac8> │ │ │ │ │ + strbmi r2, [sp, #-3890] @ 0xfffff0ce │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9198 <__bss_end__@@Base+0xfbae8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f91a0 <__bss_end__@@Base+0xfbaf0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + rsbspl r6, r3, #1776 @ 0x6f0 │ │ │ │ │ rsbsvc r7, r0, #6619136 @ 0x650000 │ │ │ │ │ rsbseq r7, r3, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f91d8 <__bss_end__@@Base+0xfbb28> │ │ │ │ │ - svccs 0x00010f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f91e0 <__bss_end__@@Base+0xfbb30> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ - addeq ip, r8, r0, asr fp │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r1, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r7!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - stclcs 4, cr7, [r8, #-400]! @ 0xfffffe70 │ │ │ │ │ - smladxeq pc, r2, r4, r4 @ │ │ │ │ │ + cmnvs r8, #100, 8 @ 0x64000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9228 <__bss_end__@@Base+0xfbb78> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9230 <__bss_end__@@Base+0xfbb80> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbtvs r6, [r4], -r9, ror #28 │ │ │ │ │ stmdbvs ip!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-436]! @ 7f9264 <__bss_end__@@Base+0xfbbb4> │ │ │ │ │ + ldmdaeq r3, {r0, r1, r4, r5, r8, sl, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9268 <__bss_end__@@Base+0xfbbb8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9270 <__bss_end__@@Base+0xfbbc0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + svceq 0x00736c61 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ cmnvs r5, pc, asr r3 │ │ │ │ │ svcpl 0x00686372 │ │ │ │ │ svcvs 0x006d6564 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f92b0 <__bss_end__@@Base+0xfbc00> │ │ │ │ │ - rsbsvs r6, r2, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f92b8 <__bss_end__@@Base+0xfbc08> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ @ instruction: 0x6665645f │ │ │ │ │ strbtvc r7, [ip], #-1377 @ 0xfffffa9f │ │ │ │ │ - stmdbvs r6!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stcmi 14, cr6, [pc, #-460]! @ 7f92f4 <__bss_end__@@Base+0xfbc44> │ │ │ │ │ + stmdapl r5, {r1, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9310 <__bss_end__@@Base+0xfbc60> │ │ │ │ │ - addeq ip, r8, r2, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9318 <__bss_end__@@Base+0xfbc68> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ subsvc r7, pc, r1, ror #4 │ │ │ │ │ rsbvc r6, r7, #456 @ 0x1c8 │ │ │ │ │ - strbvs r6, [lr, #-3425]! @ 0xfffff29f │ │ │ │ │ + rsbvc r6, r2, #6208 @ 0x1840 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9350 <__bss_end__@@Base+0xfbca0> │ │ │ │ │ - svccs 0x00050f33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9358 <__bss_end__@@Base+0xfbca8> │ │ │ │ │ + strbvs r6, [sp, #-2355]! @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - cmnvs r8, #108, 10 @ 0x1b000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 7, cr6, cr8, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ addeq r7, r8, r0, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9390 <__bss_end__@@Base+0xfbce0> │ │ │ │ │ - cmnvc r9, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9398 <__bss_end__@@Base+0xfbce8> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbtvs r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ - rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ + ldrbmi r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + subscc r4, r2, r6, asr r1 │ │ │ │ │ cmnvs r6, r9, ror #28 │ │ │ │ │ @ instruction: 0x6e616972 │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, ip, sp}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 1, cr3, [pc, #-464]! @ 7f93b8 <__bss_end__@@Base+0xfbd08> │ │ │ │ │ + ldmdbeq r2, {r1, r4, r5, r8, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f93d8 <__bss_end__@@Base+0xfbd28> │ │ │ │ │ - rsbcs r6, ip, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f93e0 <__bss_end__@@Base+0xfbd30> │ │ │ │ │ + strtmi r6, [r0], #-1330 @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - svcpl 0x0074656d │ │ │ │ │ + @ instruction: 0x67726f73 │ │ │ │ │ + strtmi r0, [pc], -pc, lsl #14 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ cmnvc r9, #1593835520 @ 0x5f000000 │ │ │ │ │ strbtvc r7, [r5], #-611 @ 0xfffffd9d │ │ │ │ │ cdpvs 15, 7, cr5, cr5, cr5, {3} │ │ │ │ │ rsbvc r6, pc, #110100480 @ 0x6900000 │ │ │ │ │ - strbmi r4, [r6], -sp, ror #10 │ │ │ │ │ + vnmulvs.f16 s13, s30, s27 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9428 <__bss_end__@@Base+0xfbd78> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9430 <__bss_end__@@Base+0xfbd80> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr15, {2} │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-428]! @ 7f946c <__bss_end__@@Base+0xfbdbc> │ │ │ │ │ + svceq 0x000a5233 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9468 <__bss_end__@@Base+0xfbdb8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9470 <__bss_end__@@Base+0xfbdc0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - stclcs 15, cr6, [sp], #-460 @ 0xfffffe34 │ │ │ │ │ - @ instruction: 0x56544553 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r7, [lr], #-1382 @ 0xfffffa9a │ │ │ │ │ addeq r6, r8, r5, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f94b0 <__bss_end__@@Base+0xfbe00> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f94b8 <__bss_end__@@Base+0xfbe08> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbtvs r6, [lr], -r9, ror #30 │ │ │ │ │ + stmdaeq lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9508 <__bss_end__@@Base+0xfbe58> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9510 <__bss_end__@@Base+0xfbe60> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - streq r6, [r9, -ip, ror #10] │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ mcrvs 3, 3, r6, cr5, cr3, {3} │ │ │ │ │ addeq ip, r8, r5, ror #22 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9548 <__bss_end__@@Base+0xfbe98> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9550 <__bss_end__@@Base+0xfbea0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2254890 <_edata@@Base+0x1890> │ │ │ │ │ + bvc 2254898 <_edata@@Base+0x1898> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - strbvs r4, [ip, #-2900]! @ 0xfffff4ac │ │ │ │ │ + @ instruction: 0x61204b54 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ svcvs 0x0072705f │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ @ instruction: 0x6669645f │ │ │ │ │ ldrbvs r6, [r2, #-1382]! @ 0xfffffa9a │ │ │ │ │ - strbvs r6, [r5, #-878]! @ 0xfffffc92 │ │ │ │ │ - svcpl 0x00657372 │ │ │ │ │ + rsbpl r6, r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ + cmpmi r6, r5, asr #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9590 <__bss_end__@@Base+0xfbee0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9598 <__bss_end__@@Base+0xfbee8> │ │ │ │ │ + smladxeq pc, r3, r7, r0 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ + strbvc r4, [pc, #-1651]! @ 7f9105 <__bss_end__@@Base+0xfba55> │ │ │ │ │ + rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ svcvs 0x00765f7a │ │ │ │ │ rsbeq r6, ip, r8, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f95d0 <__bss_end__@@Base+0xfbf20> │ │ │ │ │ - @ instruction: 0x46454f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f95d8 <__bss_end__@@Base+0xfbf28> │ │ │ │ │ + subsvc r7, pc, r2, lsr r8 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r6, [sp, #-3955]! @ 0xfffff08d │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9608 <__bss_end__@@Base+0xfbf58> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9610 <__bss_end__@@Base+0xfbf60> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ @ instruction: 0x76697274 │ │ │ │ │ svcpl 0x006c6169 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9650 <__bss_end__@@Base+0xfbfa0> │ │ │ │ │ - subsvc r6, pc, r3, lsr pc @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9658 <__bss_end__@@Base+0xfbfa8> │ │ │ │ │ + uqasxvc r6, ip, r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r9, ip, sp, lr} │ │ │ │ │ + subpl r7, r1, #1342177286 @ 0x50000006 │ │ │ │ │ strbtvc r6, [lr], #-3942 @ 0xfffff09a │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9690 <__bss_end__@@Base+0xfbfe0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9698 <__bss_end__@@Base+0xfbfe8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ cmpvc pc, #6881280 @ 0x690000 │ │ │ │ │ - strbmi r7, [r5, #-2665]! @ 0xfffff597 │ │ │ │ │ - ldmdbeq r2, {r1, r2, r4, r6, r8, lr}^ │ │ │ │ │ + stmdbvs r5!, {r0, r3, r5, r6, r9, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f96d0 <__bss_end__@@Base+0xfc020> │ │ │ │ │ - eormi r0, pc, #-1073741812 @ 0xc000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f96d8 <__bss_end__@@Base+0xfc028> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - stclvs 15, cr6, [lr, #-388]! @ 0xfffffe7c │ │ │ │ │ - svceq 0x00746e65 │ │ │ │ │ + rsbvc r6, r1, #6356992 @ 0x610000 │ │ │ │ │ + stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r2, r5, r6, fp, sp, lr}^ │ │ │ │ │ + rsbspl r6, r4, #6750208 @ 0x670000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9720 <__bss_end__@@Base+0xfc070> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9728 <__bss_end__@@Base+0xfc078> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr9, cr8, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r7, [r7, #-872]! @ 0xfffffc98 │ │ │ │ │ + strbeq r7, [r1, -r2, ror #4]! │ │ │ │ │ rsbsvs r6, r2, #494927872 @ 0x1d800000 │ │ │ │ │ rsbeq r7, r5, pc, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 7f9760 <__bss_end__@@Base+0xfc0b0> │ │ │ │ │ - svccs 0x00070f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 7f9768 <__bss_end__@@Base+0xfc0b8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r5, ror #6 │ │ │ │ │ + strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ rsbseq r6, r7, lr, ror #10 │ │ │ │ │ addeq ip, r8, r0, asr fp │ │ │ │ │ - andeq r7, r0, r2, asr r8 │ │ │ │ │ - addeq ip, r8, r8, lsl #23 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -249095,19 +248606,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ teqvc r1, #-402653183 @ 0xe8000001 │ │ │ │ │ @ instruction: 0xf06f2e32 │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ - b ffd7dcc0 <_edata@@Base+0xfdb2acc0> │ │ │ │ │ + b ffd83b4c <_edata@@Base+0xfdb30b4c> │ │ │ │ │ sbcseq r1, r0, r8, lsr #9 │ │ │ │ │ - b ffd7dccc <_edata@@Base+0xfdb2accc> │ │ │ │ │ + b ffd83b68 <_edata@@Base+0xfdb30b68> │ │ │ │ │ sbcseq r1, r0, r8, lsr #9 │ │ │ │ │ - b ffd7dcc0 <_edata@@Base+0xfdb2acc0> │ │ │ │ │ + b ffd83b20 <_edata@@Base+0xfdb30b20> │ │ │ │ │ sbcseq r1, r0, r8, lsr #9 │ │ │ │ │ ldrbvc r6, [r4, #-1362]! @ 0xfffffaae │ │ │ │ │ rsbscs r6, r3, r2, ror lr │ │ │ │ │ ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ │ rsbcs r6, r6, r0, lsr #18 │ │ │ │ │ cmnvc r9, #69 @ 0x45 │ │ │ │ │ stcmi 1, cr6, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ @@ -249143,15 +248654,15 @@ │ │ │ │ │ adcseq r5, r9, r0, lsl r6 │ │ │ │ │ adcseq r5, r9, r8, lsl #12 │ │ │ │ │ adcseq r5, r9, r0, lsl #12 │ │ │ │ │ adcseq r5, r9, r8, ror #11 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq r0, sl, r0, asr #10 │ │ │ │ │ - b ffd7dd84 <_edata@@Base+0xfdb2ad84> │ │ │ │ │ + b ffd83c28 <_edata@@Base+0xfdb30c28> │ │ │ │ │ sbcseq r8, r0, r0, asr #9 │ │ │ │ │ submi r4, r1, #11520 @ 0x2d00 │ │ │ │ │ rsbseq r3, pc, r3, asr r0 @ │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x632f6c63 │ │ │ │ │ cmnvs sp, pc, ror #26 │ │ │ │ │ @@ -249320,15 +248831,15 @@ │ │ │ │ │ adcseq r7, r8, r0, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r8, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r8, r8, asr r5 │ │ │ │ │ ldrsbteq r0, [r9], r8 │ │ │ │ │ adcseq sl, r8, r0, lsl #27 │ │ │ │ │ - adcseq ip, r0, r0, ror #4 │ │ │ │ │ + adcseq ip, r0, r0, lsl #5 │ │ │ │ │ adcseq r7, r8, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r6, r8, asr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq pc, r8, r0, r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -249614,15 +249125,15 @@ │ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ │ smullseq r5, r0, r8, r1 │ │ │ │ │ strcs r2, [sp, -r0, lsr #14]! │ │ │ │ │ smullseq r5, r0, r8, r1 │ │ │ │ │ strbtvc r7, [r9], #-1056 @ 0xfffffbe0 │ │ │ │ │ cdpvc 5, 2, cr6, cr0, cr12, {3} │ │ │ │ │ andeq r2, r0, r3, ror r0 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ strbtvc r6, [pc], #-3616 @ 7fa290 <__bss_end__@@Base+0xfcbe0> │ │ │ │ │ strbvs r7, [ip, #-1129]! @ 0xfffffb97 │ │ │ │ │ andeq r9, r0, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r2, r0, lr, ror r5 │ │ │ │ │ smullseq r5, r0, r8, r1 │ │ │ │ │ ldrbmi r4, [r6, #-3917] @ 0xfffff0b3 │ │ │ │ │ @@ -250719,17 +250230,17 @@ │ │ │ │ │ mcrmi 14, 2, r4, cr9, cr2, {2} │ │ │ │ │ eoreq r0, sl, r0 │ │ │ │ │ ... │ │ │ │ │ andeq r9, r6, r1, lsl #24 │ │ │ │ │ streq r0, [r0, #-2056] @ 0xfffff7f8 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ ... │ │ │ │ │ - smullmi r5, sl, r8, sp │ │ │ │ │ + ldccc 6, cr12, [pc, #736]! @ 7fb6b8 <__bss_end__@@Base+0xfe008> │ │ │ │ │ ... │ │ │ │ │ - smullmi r5, sl, r9, sp │ │ │ │ │ + ldccc 6, cr12, [pc, #740]! @ 7fb708 <__bss_end__@@Base+0xfe058> │ │ │ │ │ ... │ │ │ │ │ ldrbpl r0, [r5], #-0 │ │ │ │ │ ... │ │ │ │ │ andeq r9, r6, r1, lsl #24 │ │ │ │ │ streq r0, [r0, #-2056] @ 0xfffff7f8 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ eorseq r3, r7, r0, lsl #2 │ │ │ │ │ @@ -257325,15 +256836,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ ldrdeq r0, [r3], r0 @ │ │ │ │ │ smceq 13416 @ 0x3468 │ │ │ │ │ addeq r1, r0, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1 │ │ │ │ │ - strdle pc, [fp], -sp │ │ │ │ │ + andle r6, fp, r9, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r7], -ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ @@ -260499,15 +260010,15 @@ │ │ │ │ │ addeq r6, r0, r0, lsr #2 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ addeq r6, r0, r8, lsl #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ addeq r6, r0, r8, ror #1 │ │ │ │ │ umulleq r5, r0, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - addseq pc, r8, r0, lsl #11 │ │ │ │ │ + @ instruction: 0x0098f6f0 │ │ │ │ │ addeq r6, r0, r0, asr #2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq pc, r4, r0, ror #3 │ │ │ │ │ addeq r6, r0, r0, asr r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ addeq r6, r0, r8, lsr r1 │ │ │ │ │ @@ -262555,38 +262066,38 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ addeq r7, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r5, r9, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ │ - @ instruction: 0xf7df54d8 │ │ │ │ │ + usatlt r6, #0, r8, asr #9 │ │ │ │ │ addeq r2, r0, r8, asr #7 │ │ │ │ │ addeq r8, r0, r0, ror r1 │ │ │ │ │ ... │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007aad98 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ │ - @ instruction: 0xf7df5bb0 │ │ │ │ │ + @ instruction: 0xb6e06bb0 │ │ │ │ │ addeq r2, r0, r8, asr #7 │ │ │ │ │ addeq r8, r0, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r6, r1 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sl, sl, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ addeq r2, r0, r8, asr #7 │ │ │ │ │ ldrdeq r8, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -265734,15 +265245,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, r0, r0, lsl #8 │ │ │ │ │ addeq r8, r1, r8, lsl #9 │ │ │ │ │ umlalseq r7, r2, r0, r9 │ │ │ │ │ addeq r4, r0, r8, lsr #30 │ │ │ │ │ addeq fp, r5, r0, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smlatteq sp, r8, r1, r1 │ │ │ │ │ + @ instruction: 0x010d1398 │ │ │ │ │ addeq fp, r0, r0, lsr r4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq sp, r4, r8, r1 │ │ │ │ │ addeq fp, r0, r0, asr #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ addeq fp, r0, r8, lsr #8 │ │ │ │ │ @@ -267246,15 +266757,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ strdeq r8, [r0], r8 @ │ │ │ │ │ addeq sp, r0, r8, lsr #11 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1 │ │ │ │ │ - eoreq r2, r5, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r2, r5, #32, 12 @ 0x2000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r6, r7, ip, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ @@ -268918,15 +268429,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ addeq r9, pc, r0, lsr #15 │ │ │ │ │ addeq r0, r1, r8, lsl #18 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ ldrdeq lr, [r0], r8 │ │ │ │ │ addseq sl, r4, r0, lsl #13 │ │ │ │ │ - svccc 0x00cfac08 │ │ │ │ │ + stclcc 12, cr1, [r5], {8} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r5, r4, r9, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq sl, r4, r5, asr #28 │ │ │ │ │ @@ -268950,15 +268461,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ addeq r1, r1, r0, asr #3 │ │ │ │ │ andeq r0, r9, r5, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ addeq r2, ip, r8, lsl r3 │ │ │ │ │ - svccc 0x00cfe038 │ │ │ │ │ + stclcc 0, cr5, [r5], {56} @ 0x38 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ addeq r1, r1, r0, lsl r2 │ │ │ │ │ ldrdeq r5, [r3], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ addeq r1, r1, r8, lsr r2 │ │ │ │ │ @ instruction: 0x000349b1 │ │ │ │ │ @@ -274199,19 +273710,19 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ addeq r4, r2, r8, ror r3 │ │ │ │ │ andeq r7, pc, sp, lsr #2 │ │ │ │ │ ldrdeq r3, [r2], r0 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ ldrdeq lr, [r0], r8 │ │ │ │ │ addseq sl, r4, r8, lsl #12 │ │ │ │ │ - svccc 0x00cfac0c │ │ │ │ │ + stclcc 12, cr1, [r5], {12} │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ ldrdeq lr, [r0], r8 │ │ │ │ │ addseq r4, r7, r0, lsl r5 │ │ │ │ │ - svccc 0x00cfac10 │ │ │ │ │ + stclcc 12, cr1, [r5], {16} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ addeq r5, r2, r0, ror #14 │ │ │ │ │ @ instruction: 0x000ef4b1 │ │ │ │ │ addeq r0, r1, r8, lsl #18 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ addeq r5, r2, r0, lsr #17 │ │ │ │ │ andeq lr, lr, r9, lsl r3 │ │ │ │ │ @@ -289017,15 +288528,15 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - smlatbeq sp, r8, r5, r1 │ │ │ │ │ + tsteq lr, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r8, fp, r0, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ @@ -289997,15 +289508,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ addeq r3, r2, r0, ror #1 │ │ │ │ │ adceq sl, r0, r8, ror #7 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - tsteq pc, r8, asr sl @ │ │ │ │ │ + tsteq r6, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r9, fp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ @@ -291023,25 +290534,25 @@ │ │ │ │ │ rsbseq lr, fp, r0, lsr #24 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ addeq r5, r2, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - tsteq fp, r0, asr r3 │ │ │ │ │ + tsteq fp, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r9, fp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - strdeq r4, [r4, #-80]! @ 0xffffffb0 │ │ │ │ │ + cmneq r4, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r9, fp, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ @@ -292915,15 +292426,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - @ instruction: 0x0152e398 │ │ │ │ │ + @ instruction: 0x0152ec90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, ip, r0, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], r0 │ │ │ │ │ @@ -329915,15 +329426,15 @@ │ │ │ │ │ umulleq sl, r4, r0, r1 │ │ │ │ │ rsbeq lr, pc, r8, lsl #31 │ │ │ │ │ umulleq sl, r4, r8, r1 │ │ │ │ │ rsbeq lr, pc, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq lr, pc, r8, asr #31 │ │ │ │ │ addeq fp, r0, r0, lsr #8 │ │ │ │ │ - smlatbeq sp, r0, r1, r1 │ │ │ │ │ + smlatteq sp, r8, r1, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq lr, r9, r0, ror #29 │ │ │ │ │ @ instruction: 0x0084a1b8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ addeq r9, r4, r0, ror #29 │ │ │ │ │ adceq lr, r7, r0, ror #20 │ │ │ │ │ addeq sl, r4, r8, asr #3 │ │ │ │ │ @@ -389774,17 +389285,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r2, r0, r2, lsl #4 │ │ │ │ │ ldmda lr, {r0, r3, r4, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ │ addeq r3, pc, r8, lsr r3 @ │ │ │ │ │ - b ffe10d38 <_edata@@Base+0xfdbbdd38> │ │ │ │ │ + b ffe16abc <_edata@@Base+0xfdbc3abc> │ │ │ │ │ rsbseq r0, pc, r8, lsr r3 @ │ │ │ │ │ - b ffe10d40 <_edata@@Base+0xfdbbdd40> │ │ │ │ │ + b ffe16ac0 <_edata@@Base+0xfdbc3ac0> │ │ │ │ │ rsbseq r0, pc, r8, lsr r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 88c9a8 <__bss_end__@@Base+0x18f2f8> │ │ │ │ │ rsbseq r7, pc, r1, lsr r9 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ @@ -389792,924 +389303,926 @@ │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + andeq r7, r0, r2, asr r8 │ │ │ │ │ + rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88c9e0 <__bss_end__@@Base+0x18f330> │ │ │ │ │ - @ instruction: 0x56544533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88c9e8 <__bss_end__@@Base+0x18f338> │ │ │ │ │ + stclvs 5, cr6, [r3], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - cmpvs r6, r7, rrx │ │ │ │ │ + rsbscs r6, r3, r7, ror #10 │ │ │ │ │ stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - blvs 216515c <__bss_end__@@Base+0x1a67aac> │ │ │ │ │ + blvs 2165164 <__bss_end__@@Base+0x1a67ab4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88ca28 <__bss_end__@@Base+0x18f378> │ │ │ │ │ - @ instruction: 0x66654431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88ca30 <__bss_end__@@Base+0x18f380> │ │ │ │ │ + strbeq r6, [lr, #-3889]! @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ stclvs 14, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88ca68 <__bss_end__@@Base+0x18f3b8> │ │ │ │ │ - strbtvc r7, [r1], #-1074 @ 0xfffffbce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88ca70 <__bss_end__@@Base+0x18f3c0> │ │ │ │ │ + rsbcs r6, ip, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r5, r2, ror #4 │ │ │ │ │ rsbseq r7, r0, fp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88caa0 <__bss_end__@@Base+0x18f3f0> │ │ │ │ │ - cmnvs r2, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88caa8 <__bss_end__@@Base+0x18f3f8> │ │ │ │ │ + stccs 15, cr0, [r2], {49} @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ rsbvs r6, ip, #24832 @ 0x6100 │ │ │ │ │ rsceq r7, r3, r5, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cae0 <__bss_end__@@Base+0x18f430> │ │ │ │ │ - rsbsvc r7, r0, #3211264 @ 0x310000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cae8 <__bss_end__@@Base+0x18f438> │ │ │ │ │ + svccs 0x00736e31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + cmnvs r3, pc, ror #28 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cb20 <__bss_end__@@Base+0x18f470> │ │ │ │ │ - @ instruction: 0x6d6d7932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cb28 <__bss_end__@@Base+0x18f478> │ │ │ │ │ + ldrbmi r7, [r3, #-818] @ 0xfffffcce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs lr, #-1946157055 @ 0x8c000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ andeq r6, r0, r5, lsr #6 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cb70 <__bss_end__@@Base+0x18f4c0> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cb78 <__bss_end__@@Base+0x18f4c8> │ │ │ │ │ + rsbvc r7, r1, #49 @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, lr, ror #6 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ smcvs 50834 @ 0xc692 │ │ │ │ │ cmnvs r2, r4, ror r5 │ │ │ │ │ - addseq r1, r3, ip, ror #2 │ │ │ │ │ + ldmdbvs r3!, {r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cbc8 <__bss_end__@@Base+0x18f518> │ │ │ │ │ - strbmi r2, [r7, #-3890] @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cbd0 <__bss_end__@@Base+0x18f520> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cc00 <__bss_end__@@Base+0x18f550> │ │ │ │ │ - rsbseq r6, r3, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cc08 <__bss_end__@@Base+0x18f558> │ │ │ │ │ + strbtvc r6, [r3], #-306 @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbvc r6, [r0, #-3657]! @ 0xfffff1b7 │ │ │ │ │ ldrbvs r2, [r4, #-116]! @ 0xffffff8c │ │ │ │ │ mcrvs 13, 3, r6, cr9, cr2, {3} │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ ldmdbvs r7!, {r5, fp, sp}^ │ │ │ │ │ strtvs r6, [r0], #-2164 @ 0xfffff78c │ │ │ │ │ ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - eorcs r7, r9, r1, ror #18 │ │ │ │ │ + svceq 0x00297961 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cc60 <__bss_end__@@Base+0x18f5b0> │ │ │ │ │ - svcpl 0x00646531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cc68 <__bss_end__@@Base+0x18f5b8> │ │ │ │ │ + @ instruction: 0x532f7231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ strbtvs r6, [r1], #-1384 @ 0xfffffa98 │ │ │ │ │ mcrvs 12, 3, r6, cr5, cr15, {2} │ │ │ │ │ rsbcs r7, r8, r7, ror #8 │ │ │ │ │ - mrcvs 1, 1, r3, cr14, cr12, {1} │ │ │ │ │ + teqne lr, ip, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cca8 <__bss_end__@@Base+0x18f5f8> │ │ │ │ │ - mcrvs 1, 3, r6, cr14, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88ccb0 <__bss_end__@@Base+0x18f600> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ strbtvs r6, [r7], -r2, ror #18 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ cmnvc r0, #398458880 @ 0x17c00000 │ │ │ │ │ - stccs 15, cr0, [r6], {10} │ │ │ │ │ + ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88ccf0 <__bss_end__@@Base+0x18f640> │ │ │ │ │ - rsbsvc r6, r4, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88ccf8 <__bss_end__@@Base+0x18f648> │ │ │ │ │ + movtmi r4, #5681 @ 0x1631 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbsvc r7, r3, #1342177286 @ 0x50000006 │ │ │ │ │ - eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ + svcvs 0x00737265 │ │ │ │ │ + cmpvs r6, sp, rrx │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ - rsbeq r7, pc, r5, ror #8 │ │ │ │ │ + svcpl 0x006f7465 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cd38 <__bss_end__@@Base+0x18f688> │ │ │ │ │ - strbvs r6, [sp, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cd40 <__bss_end__@@Base+0x18f690> │ │ │ │ │ + andeq pc, r0, r2, lsr r8 @ │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - andeq r6, r0, ip, ror #10 │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ ldrbvc r6, [r4, #-1395]! @ 0xfffffa8d │ │ │ │ │ cmnvc r4, #1802240 @ 0x1b8000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cd68 <__bss_end__@@Base+0x18f6b8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cd70 <__bss_end__@@Base+0x18f6c0> │ │ │ │ │ + rsbsvc r7, r0, #3342336 @ 0x330000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ 88cd84 <__bss_end__@@Base+0x18f6d4> │ │ │ │ │ + rsbvs r7, r1, #838860800 @ 0x32000000 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ cmnvs r5, pc, asr sp │ │ │ │ │ - cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cdb0 <__bss_end__@@Base+0x18f700> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cdb8 <__bss_end__@@Base+0x18f708> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ 88cdc4 <__bss_end__@@Base+0x18f714> │ │ │ │ │ - ldrbvs r6, [r2, #-562]! @ 0xfffffdce │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvc r6, [r2, #-2164]! @ 0xfffff78c │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cdf0 <__bss_end__@@Base+0x18f740> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cdf8 <__bss_end__@@Base+0x18f748> │ │ │ │ │ + cmnvc r4, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88ce30 <__bss_end__@@Base+0x18f780> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88ce38 <__bss_end__@@Base+0x18f788> │ │ │ │ │ + svcvs 0x006e2e31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88ce70 <__bss_end__@@Base+0x18f7c0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88ce78 <__bss_end__@@Base+0x18f7c8> │ │ │ │ │ + rsbsvc r6, r3, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ 88ce8c <__bss_end__@@Base+0x18f7dc> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ rsbeq r6, r4, r9, ror #28 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88ceb0 <__bss_end__@@Base+0x18f800> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88ceb8 <__bss_end__@@Base+0x18f808> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsceq r6, r3, r3, ror r5 │ │ │ │ │ - blvs 1525e48 <__bss_end__@@Base+0xe28798> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + blvs 1525e50 <__bss_end__@@Base+0xe287a0> │ │ │ │ │ rsceq r7, r3, r4, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cef0 <__bss_end__@@Base+0x18f840> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cef8 <__bss_end__@@Base+0x18f848> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclvs 15, cr6, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + rsbseq r6, r2, r3, ror pc │ │ │ │ │ + muleq r0, r8, r2 │ │ │ │ │ strbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ stclvs 14, cr6, [r7], #-388 @ 0xfffffe7c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 88cf54 <__bss_end__@@Base+0x18f8a4> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cf38 <__bss_end__@@Base+0x18f888> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cf40 <__bss_end__@@Base+0x18f890> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r1, #108, 10 @ 0x1b000000 │ │ │ │ │ strbvs r5, [lr, #-3956]! @ 0xfffff08c │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ @ instruction: 0x665f6576 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ - andeq r9, r0, r1, lsr ip │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cf80 <__bss_end__@@Base+0x18f8d0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cf88 <__bss_end__@@Base+0x18f8d8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvc r5, #6356992 @ 0x610000 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cfc0 <__bss_end__@@Base+0x18f910> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 88d180 <__bss_end__@@Base+0x18fad0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cfc8 <__bss_end__@@Base+0x18f918> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 88d188 <__bss_end__@@Base+0x18fad8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x6769735f │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r5, ror #6 │ │ │ │ │ + strbtvc r7, [r5], -lr, ror #4 │ │ │ │ │ + ldrbvs r7, [r3, #-613]! @ 0xfffffd9b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88cff0 <__bss_end__@@Base+0x18f940> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88cff8 <__bss_end__@@Base+0x18f948> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - svcpl 0x00647473 │ │ │ │ │ - strbvs r6, [lr, #-1383]! @ 0xfffffa99 │ │ │ │ │ + svcpl 0x006c6173 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #120, 8 @ 0x78000000 │ │ │ │ │ rsceq r6, r3, r3, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d030 <__bss_end__@@Base+0x18f980> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 88d1f0 <__bss_end__@@Base+0x18fb40> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d038 <__bss_end__@@Base+0x18f988> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 88d1f8 <__bss_end__@@Base+0x18fb48> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ rsceq r6, r3, r3, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d058 <__bss_end__@@Base+0x18f9a8> │ │ │ │ │ - rsbcs r7, r5, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d060 <__bss_end__@@Base+0x18f9b0> │ │ │ │ │ + @ instruction: 0x56206d33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldmdbvs r3!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ + andeq r0, r0, r2, lsr ip │ │ │ │ │ cmpvs pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ ldrbvs r6, [r6, #-3695]! @ 0xfffff191 │ │ │ │ │ - cmnvc r9, #1912602624 @ 0x72000000 │ │ │ │ │ - rsbcs r6, lr, r3, ror pc │ │ │ │ │ + strbtvs r7, [lr], #-1138 @ 0xfffffb8e │ │ │ │ │ + strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d0a0 <__bss_end__@@Base+0x18f9f0> │ │ │ │ │ - rsbeq r6, r5, r2, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d0a8 <__bss_end__@@Base+0x18f9f8> │ │ │ │ │ + @ instruction: 0x666f7432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - bvs 242901c <_edata@@Base+0x1d601c> │ │ │ │ │ + bvs 2429024 <_edata@@Base+0x1d6024> │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ rsbcs r6, lr, r9, ror #30 │ │ │ │ │ eorseq r3, lr, ip, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d0f0 <__bss_end__@@Base+0x18fa40> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d0f8 <__bss_end__@@Base+0x18fa48> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - vnmulvs.f16 s13, s30, s11 @ │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + stmdbmi r6, {r0, r2, r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ + cdpmi 6, 4, cr4, cr9, cr14, {2} │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvs pc, #1605632 @ 0x188000 │ │ │ │ │ - subseq r5, r9, r4, ror #8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d140 <__bss_end__@@Base+0x18fa90> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d148 <__bss_end__@@Base+0x18fa98> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ - ldrbvs r6, [pc], #-2402 @ 88d334 <__bss_end__@@Base+0x18fc84> │ │ │ │ │ - stclcs 6, cr6, [pc, #-396]! @ 88d1ac <__bss_end__@@Base+0x18fafc> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + ldrbvs r6, [pc], #-2402 @ 88d33c <__bss_end__@@Base+0x18fc8c> │ │ │ │ │ + cmnvs lr, #415236096 @ 0x18c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d190 <__bss_end__@@Base+0x18fae0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d198 <__bss_end__@@Base+0x18fae8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ cmnvc r5, #112, 24 @ 0x7000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d1d8 <__bss_end__@@Base+0x18fb28> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d1e0 <__bss_end__@@Base+0x18fb30> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs r6!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - andeq r6, r0, ip, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbseq r6, r4, r7, ror #10 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d220 <__bss_end__@@Base+0x18fb70> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d228 <__bss_end__@@Base+0x18fb78> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - rsbeq r7, lr, r5, ror #6 │ │ │ │ │ + rsbscs r7, r4, r5, ror #6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ rsbcs r6, lr, r9, ror #30 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + svceq 0x00090031 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d278 <__bss_end__@@Base+0x18fbc8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d280 <__bss_end__@@Base+0x18fbd0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ andeq r1, r0, lr, lsr r7 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d2a8 <__bss_end__@@Base+0x18fbf8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d2b0 <__bss_end__@@Base+0x18fc00> │ │ │ │ │ + svcmi 0x00575931 │ │ │ │ │ cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00206c61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ rsbseq r7, r4, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d2d8 <__bss_end__@@Base+0x18fc28> │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d2e0 <__bss_end__@@Base+0x18fc30> │ │ │ │ │ + stmdapl r1, {r0, r1, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 22e8620 <_edata@@Base+0x95620> │ │ │ │ │ + bvc 22e8628 <_edata@@Base+0x95628> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - svcmi 0x00684b54 │ │ │ │ │ + stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ rsbeq r6, r7, ip, ror #30 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d308 <__bss_end__@@Base+0x18fc58> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 88d4c8 <__bss_end__@@Base+0x18fe18> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d310 <__bss_end__@@Base+0x18fc60> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 88d4d0 <__bss_end__@@Base+0x18fe20> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - svcpl 0x0074736e │ │ │ │ │ - eorpl r0, pc, r4, ror r4 @ │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r4, r4, ror #30 │ │ │ │ │ strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - stclcs 4, cr7, [pc, #-396]! @ 88d374 <__bss_end__@@Base+0x18fcc4> │ │ │ │ │ - svceq 0x00080132 │ │ │ │ │ + ldrbtvs r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ + ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d358 <__bss_end__@@Base+0x18fca8> │ │ │ │ │ - strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d360 <__bss_end__@@Base+0x18fcb0> │ │ │ │ │ + cmnvs r9, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-388]! @ 88d3bc <__bss_end__@@Base+0x18fd0c> │ │ │ │ │ - movweq r5, #58929 @ 0xe631 │ │ │ │ │ + cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ strbtvc r6, [r1], #-3423 @ 0xfffff2a1 │ │ │ │ │ - @ instruction: 0x6e786972 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r8, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d3a8 <__bss_end__@@Base+0x18fcf8> │ │ │ │ │ - stmdbvc ip!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d3b0 <__bss_end__@@Base+0x18fd00> │ │ │ │ │ + mrceq 12, 3, r6, cr3, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1589248 @ 0x184000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ @ instruction: 0x6764655f │ │ │ │ │ svcvs 0x00635f65 │ │ │ │ │ - rsbsvs r6, r2, #108, 30 @ 0x1b0 │ │ │ │ │ + rsbsvc r6, r2, #108, 30 @ 0x1b0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d3f8 <__bss_end__@@Base+0x18fd48> │ │ │ │ │ - eorpl r0, pc, #13369344 @ 0xcc0000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d400 <__bss_end__@@Base+0x18fd50> │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ rsceq r7, r3, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d438 <__bss_end__@@Base+0x18fd88> │ │ │ │ │ - cmnvc r4, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d440 <__bss_end__@@Base+0x18fd90> │ │ │ │ │ + rsceq r6, r3, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbvs r7, [r2, #-1396]! @ 0xfffffa8c │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d470 <__bss_end__@@Base+0x18fdc0> │ │ │ │ │ - stclvs 15, cr6, [sp, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d478 <__bss_end__@@Base+0x18fdc8> │ │ │ │ │ + strbvs r6, [lr, #-2354]! @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d4b0 <__bss_end__@@Base+0x18fe00> │ │ │ │ │ - @ instruction: 0x77746933 │ │ │ │ │ - blvs 2165bb0 <__bss_end__@@Base+0x1a68500> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d4b8 <__bss_end__@@Base+0x18fe08> │ │ │ │ │ + stmdaeq r7, {r0, r1, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ + blvs 2165bb8 <__bss_end__@@Base+0x1a68508> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - strbvs r7, [ip, #-884]! @ 0xfffffc8c │ │ │ │ │ + stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ - stclvs 0, cr7, [pc], #-380 @ 88d508 <__bss_end__@@Base+0x18fe58> │ │ │ │ │ + stclvs 0, cr7, [pc], #-380 @ 88d510 <__bss_end__@@Base+0x18fe60> │ │ │ │ │ mcrvs 7, 3, r6, cr15, cr9, {3} │ │ │ │ │ - @ instruction: 0x562d5432 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d4e0 <__bss_end__@@Base+0x18fe30> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d4e8 <__bss_end__@@Base+0x18fe38> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - streq r0, [pc, #-2059] @ 88ceb9 <__bss_end__@@Base+0x18f809> │ │ │ │ │ + @ instruction: 0x76746172 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x0072756f │ │ │ │ │ ldrbvs r6, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ │ - svceq 0x0009736c │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d528 <__bss_end__@@Base+0x18fe78> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d530 <__bss_end__@@Base+0x18fe80> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbcc r7, r3, #805306374 @ 0x30000006 │ │ │ │ │ ldclvs 3, cr7, [r5, #-208]! @ 0xffffff30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d560 <__bss_end__@@Base+0x18feb0> │ │ │ │ │ - strbpl r5, [pc], #-1331 @ 88d71c <__bss_end__@@Base+0x19006c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d568 <__bss_end__@@Base+0x18feb8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r9, ror r5 │ │ │ │ │ + rsbsvc r6, r3, r9, ror r9 │ │ │ │ │ ldmdbvs r4!, {r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d5a0 <__bss_end__@@Base+0x18fef0> │ │ │ │ │ - rsceq r6, r3, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d5a8 <__bss_end__@@Base+0x18fef8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbpl r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ - bvs 2429524 <_edata@@Base+0x1d6524> │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ + bvs 242952c <_edata@@Base+0x1d652c> │ │ │ │ │ strbtvc r6, [r1], #-1909 @ 0xfffff88b │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 88d614 <__bss_end__@@Base+0x18ff64> │ │ │ │ │ + svceq 0x00080f31 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d5f8 <__bss_end__@@Base+0x18ff48> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d600 <__bss_end__@@Base+0x18ff50> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ svcvs 0x00432072 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - @ instruction: 0x6c616973 │ │ │ │ │ + svcvs 0x00697473 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - svcmi 0x004e6e6f │ │ │ │ │ - cmpmi lr, sp, asr #18 │ │ │ │ │ + cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ + rsbeq r7, r8, r7, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d638 <__bss_end__@@Base+0x18ff88> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d640 <__bss_end__@@Base+0x18ff90> │ │ │ │ │ + mcrrmi 0, 3, r5, pc, cr2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbseq r6, r2, r3, ror pc │ │ │ │ │ - rsceq r6, r3, r8, ror #2 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r6, r0, r7, ror #8 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d678 <__bss_end__@@Base+0x18ffc8> │ │ │ │ │ - rsbcs r6, lr, r3, lsr r1 │ │ │ │ │ - blvs 2165d78 <__bss_end__@@Base+0x1a686c8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d680 <__bss_end__@@Base+0x18ffd0> │ │ │ │ │ + ldmdbvs r7!, {r0, r1, r4, r5, r8, r9, ip, lr}^ │ │ │ │ │ + blvs 2165d80 <__bss_end__@@Base+0x1a686d0> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - tstne lr, r4, ror r3 │ │ │ │ │ + rsbscs r7, r3, r4, ror r3 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r6, [pc], -pc, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d6a0 <__bss_end__@@Base+0x18fff0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d6a8 <__bss_end__@@Base+0x18fff8> │ │ │ │ │ + stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 88d6ac <__bss_end__@@Base+0x18fffc> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 88d6b4 <__bss_end__@@Base+0x190004> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvc r2, #1671168 @ 0x198000 │ │ │ │ │ rsceq r6, r3, r4, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d6d0 <__bss_end__@@Base+0x190020> │ │ │ │ │ - cmnmi r3, r1, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d6d8 <__bss_end__@@Base+0x190028> │ │ │ │ │ + rsceq r6, r3, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - ldrbtvc r4, [r0], #-3955 @ 0xfffff08d │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + svcpl 0x006c6c73 │ │ │ │ │ + cmnvc r4, #100, 30 @ 0x190 │ │ │ │ │ strbtvc r6, [r5], -r5, ror #24 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - svcvs 0x006e6469 │ │ │ │ │ + ldrbmi r6, [r4, #-1129] @ 0xfffffb97 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d718 <__bss_end__@@Base+0x190068> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d720 <__bss_end__@@Base+0x190070> │ │ │ │ │ + ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ cdpvs 15, 6, cr5, cr9, cr4, {3} │ │ │ │ │ - streq r6, [pc, #-3942] @ 88c99a <__bss_end__@@Base+0x18f2ea> │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc r9, #30208 @ 0x7600 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d758 <__bss_end__@@Base+0x1900a8> │ │ │ │ │ - ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d760 <__bss_end__@@Base+0x1900b0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbcs r7, r7, r2, asr #10 │ │ │ │ │ ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - strbtvc r6, [r7], #-3689 @ 0xfffff197 │ │ │ │ │ + strbtpl r6, [r7], -r9, ror #28 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ rsbseq r6, r9, pc, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d7a8 <__bss_end__@@Base+0x1900f8> │ │ │ │ │ - cmpmi r2, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d7b0 <__bss_end__@@Base+0x190100> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + svceq 0x00457365 │ │ │ │ │ + subpl r2, r4, r5, lsl #30 │ │ │ │ │ rsbeq r6, lr, sp, ror #18 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 88d7f0 <__bss_end__@@Base+0x190140> │ │ │ │ │ - svceq 0x00083131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 88d7f8 <__bss_end__@@Base+0x190148> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - strbtvc r6, [lr], #-1395 @ 0xfffffa8d │ │ │ │ │ + ldrbvs r6, [r4, #-3699]! @ 0xfffff18d │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -390750,39 +390263,39 @@ │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - strtvs r3, [pc], #-46 @ 88daac <__bss_end__@@Base+0x1903fc> │ │ │ │ │ + strtvs r3, [pc], #-46 @ 88dab4 <__bss_end__@@Base+0x190404> │ │ │ │ │ rsbeq r6, pc, r5, ror #26 │ │ │ │ │ ... │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - strtvc r3, [pc], #-46 @ 88daec <__bss_end__@@Base+0x19043c> │ │ │ │ │ + strtvc r3, [pc], #-46 @ 88daf4 <__bss_end__@@Base+0x190444> │ │ │ │ │ cmnvc r4, #-1811939327 @ 0x94000001 │ │ │ │ │ ... │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - strtvs r3, [pc], #-46 @ 88db2c <__bss_end__@@Base+0x19047c> │ │ │ │ │ + strtvs r3, [pc], #-46 @ 88db34 <__bss_end__@@Base+0x190484> │ │ │ │ │ andeq r6, r0, pc, ror #6 │ │ │ │ │ ... │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ @@ -390828,69 +390341,69 @@ │ │ │ │ │ svcpl 0x0034315f │ │ │ │ │ svcpl 0x00746967 │ │ │ │ │ svcpl 0x00676174 │ │ │ │ │ cmnvc r2, #360710144 @ 0x15800000 │ │ │ │ │ svcpl 0x006e6f69 │ │ │ │ │ svcpl 0x00365f32 │ │ │ │ │ rsbsvc r3, r0, #205520896 @ 0xc400000 │ │ │ │ │ - ldrtvs r3, [r0], -r5, ror #2 │ │ │ │ │ + ldrtvc r3, [r0], #-357 @ 0xfffffe9b │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ rsceq r6, r3, r4, ror #2 │ │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ │ - ldmdbvs r4!, {r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strbpl r6, [pc, #-3695] @ 88cddd <__bss_end__@@Base+0x18f72d> │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ strcc r6, [sp, #-365]! @ 0xfffffe93 │ │ │ │ │ cdpcs 4, 3, cr3, cr7, cr14, {1} │ │ │ │ │ - strtcs r1, [pc], #-1584 @ 88dc5c <__bss_end__@@Base+0x1905ac> │ │ │ │ │ + @ instruction: 0x6e6f6930 │ │ │ │ │ cmnvs r3, ip, ror #30 │ │ │ │ │ rsceq r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - stcvs 0, cr3, [pc], #-184 @ 88dbd4 <__bss_end__@@Base+0x190524> │ │ │ │ │ + stcvs 0, cr3, [pc], #-184 @ 88dbdc <__bss_end__@@Base+0x19052c> │ │ │ │ │ stclvs 3, cr6, [r1], #-444 @ 0xfffffe44 │ │ │ │ │ - streq r2, [r0], -r5, ror #30 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, sl, fp, sp} │ │ │ │ │ sbcseq r2, r4, r0, lsr pc │ │ │ │ │ - cmpeq r2, r8, ror #6 │ │ │ │ │ - cmpeq r2, r8, lsl #7 │ │ │ │ │ + cmpeq r2, r0, ror #24 │ │ │ │ │ + cmpeq r2, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq lr, pc, r8, asr #8 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ rsceq r6, r3, r4, ror #2 │ │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ │ - cmnvs r9, #104, 8 @ 0x68000000 │ │ │ │ │ - strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ + cmnvs r2, r8, ror #14 │ │ │ │ │ + stccs 3, cr7, [r5, #-432] @ 0xfffffe50 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ strcc r6, [sp, #-365]! @ 0xfffffe93 │ │ │ │ │ cdpcs 4, 3, cr3, cr7, cr14, {1} │ │ │ │ │ - rsbvc r6, r1, #48, 28 @ 0x300 │ │ │ │ │ + stmdacs lr, {r4, r5, sl, ip, sp, lr} │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - @ instruction: 0x612f302e │ │ │ │ │ + eorcs r3, pc, lr, lsr #32 │ │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ │ cmnvs r3, #12320768 @ 0xbc0000 │ │ │ │ │ @ instruction: 0x632d2020 │ │ │ │ │ rsbcs r2, r7, r0, lsr #26 │ │ │ │ │ rsbvc r5, r5, #11796480 @ 0xb40000 │ │ │ │ │ ldclcc 15, cr6, [r2, #-456]! @ 0xfffffe38 │ │ │ │ │ @@ -390956,42 +390469,42 @@ │ │ │ │ │ svcvs 0x006e662d │ │ │ │ │ strbmi r5, [r9, #-45] @ 0xffffffd3 │ │ │ │ │ cdpvs 13, 6, cr2, cr6, cr0, {1} │ │ │ │ │ ldmdbvs r0!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp}^ │ │ │ │ │ strtvs r2, [sp], -r5, rrx │ │ │ │ │ eorpl r6, sp, lr, ror #30 │ │ │ │ │ stccs 3, cr4, [r0, #-292]! @ 0xfffffedc │ │ │ │ │ - stclcs 14, cr6, [pc, #-408]! @ 88dc94 <__bss_end__@@Base+0x1905e4> │ │ │ │ │ + stclcs 14, cr6, [pc, #-408]! @ 88dc9c <__bss_end__@@Base+0x1905ec> │ │ │ │ │ rsbcs r6, r3, r0, ror r9 │ │ │ │ │ stclvs 7, cr5, [r1], #-180 @ 0xffffff4c │ │ │ │ │ strpl r2, [sp, -ip, rrx]! │ │ │ │ │ strvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ ldmdbvc r4!, {r0, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ - strbtvs r6, [pc], #-557 @ 88de44 <__bss_end__@@Base+0x190794> │ │ │ │ │ + strbtvs r6, [pc], #-557 @ 88de4c <__bss_end__@@Base+0x19079c> │ │ │ │ │ @ instruction: 0x572d2079 │ │ │ │ │ strvc r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ ldrbvs r7, [r3, #-1390]! @ 0xfffffa92 │ │ │ │ │ strbvc r2, [r2, #-3428]! @ 0xfffff29c │ │ │ │ │ ldrbvs r2, [r3, #-3444]! @ 0xfffff28c │ │ │ │ │ cmnvs r6, r4, ror sp │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ stccs 5, cr6, [r0, #-432]! @ 0xfffffe50 │ │ │ │ │ - stclvs 4, cr6, [pc], #-408 @ 88dcd0 <__bss_end__@@Base+0x190620> │ │ │ │ │ + stclvs 4, cr6, [pc], #-408 @ 88dcd8 <__bss_end__@@Base+0x190628> │ │ │ │ │ cmnvc r2, #108, 2 │ │ │ │ │ @ instruction: 0x2d6e692d │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr9, {3} │ │ │ │ │ stmdbvs r6!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r7, r3, r5, ror #4 │ │ │ │ │ stccs 7, cr6, [r0, #-180]! @ 0xffffff4c │ │ │ │ │ cmnvc r5, #292 @ 0x124 │ │ │ │ │ mcrvs 15, 3, r2, cr9, cr2, {3} │ │ │ │ │ ldrbtvs r6, [r5], #-3171 @ 0xfffff39d │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ rsbcs r7, r3, r2, ror r0 │ │ │ │ │ - ldrbpl r4, [pc], #-1069 @ 88de98 <__bss_end__@@Base+0x1907e8> │ │ │ │ │ + ldrbpl r4, [pc], #-1069 @ 88dea0 <__bss_end__@@Base+0x1907f0> │ │ │ │ │ svcpl 0x00454d49 │ │ │ │ │ cmppl r4, #1081344 @ 0x108000 │ │ │ │ │ eorscs r3, r4, sp, lsr r6 │ │ │ │ │ ldrbmi r4, [pc], -sp, lsr #8 │ │ │ │ │ svcpl 0x00454c49 │ │ │ │ │ movtpl r4, #26191 @ 0x664f │ │ │ │ │ subsmi r5, pc, #1157627904 @ 0x45000000 │ │ │ │ │ @@ -391013,734 +390526,734 @@ │ │ │ │ │ @ instruction: 0x363d5354 │ │ │ │ │ @ instruction: 0x572d2034 │ │ │ │ │ ldrbvs r6, [r4, #-356]! @ 0xfffffe9c │ │ │ │ │ stclvs 4, cr7, [r9, #-180]! @ 0xffffff4c │ │ │ │ │ strtmi r2, [sp], #-101 @ 0xffffff9b │ │ │ │ │ subpl r4, pc, #99614720 @ 0x5f00000 │ │ │ │ │ stmdbpl r6, {r2, r4, r6, r8, fp, lr}^ │ │ │ │ │ - strbpl r5, [pc, #-863] @ 88dbb1 <__bss_end__@@Base+0x190501> │ │ │ │ │ + strbpl r5, [pc, #-863] @ 88dbb9 <__bss_end__@@Base+0x190509> │ │ │ │ │ stclcc 3, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ │ - stclcs 6, cr6, [pc, #-200]! @ 88de50 <__bss_end__@@Base+0x1907a0> │ │ │ │ │ - streq r0, [pc, #-2354] @ 88d5ea <__bss_end__@@Base+0x18ff3a> │ │ │ │ │ + cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ │ cmnvs r3, #12320768 @ 0xbc0000 │ │ │ │ │ strpl r2, [sp, -r0, lsr #32]! │ │ │ │ │ - bvc 13d90e0 <__bss_end__@@Base+0xcdba30> │ │ │ │ │ + bvc 13d90e8 <__bss_end__@@Base+0xcdba38> │ │ │ │ │ stclvs 2, cr7, [r5], #-176 @ 0xffffff50 │ │ │ │ │ stccs 15, cr6, [r0, #-456]! @ 0xfffffe38 │ │ │ │ │ eorvc r6, sp, lr, ror #30 │ │ │ │ │ stccs 5, cr6, [r0, #-420]! @ 0xfffffe5c │ │ │ │ │ - cmppl r4, #111 @ 0x6f │ │ │ │ │ + ldrbvs r2, [r4, #-111]! @ 0xffffff91 │ │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ │ - bvs 2129c0c <__bss_end__@@Base+0x1a2c55c> │ │ │ │ │ + bvs 2129c14 <__bss_end__@@Base+0x1a2c564> │ │ │ │ │ rsbvc r7, sp, r4, ror #10 │ │ │ │ │ @ instruction: 0x732d2d20 │ │ │ │ │ cmnvs r2, #465567744 @ 0x1bc00000 │ │ │ │ │ - stclcs 0, cr2, [pc, #-404]! @ 88ddcc <__bss_end__@@Base+0x19071c> │ │ │ │ │ - svceq 0x00095231 │ │ │ │ │ + cmnvs lr, #101 @ 0x65 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbeq r6, pc, r6, ror #30 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ │ - bvs 2129c34 <__bss_end__@@Base+0x1a2c584> │ │ │ │ │ + bvs 2129c3c <__bss_end__@@Base+0x1a2c58c> │ │ │ │ │ rsbvc r7, sp, r4, ror #10 │ │ │ │ │ @ instruction: 0x732d2d20 │ │ │ │ │ cmnvs r2, #465567744 @ 0x1bc00000 │ │ │ │ │ - eorpl r2, sp, #101 @ 0x65 │ │ │ │ │ - cmppl r4, #316 @ 0x13c │ │ │ │ │ + eorseq r2, r2, r5, rrx │ │ │ │ │ + rsceq r6, r3, r8, ror #2 │ │ │ │ │ andhi r0, r0, r0 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ - eorsls r4, sl, r5, asr #6 │ │ │ │ │ - ldrht r1, [r0], #196 @ 0xc4 │ │ │ │ │ - addvs r3, sp, #3552 @ 0xde0 │ │ │ │ │ - addpl r8, fp, #600 @ 0x258 │ │ │ │ │ - @ instruction: 0xe731a37a │ │ │ │ │ - strmi sl, [r9, #3096]! @ 0xc18 │ │ │ │ │ - mcrrmi 13, 9, r9, ip, cr9 │ │ │ │ │ - @ instruction: 0x01ba7d08 │ │ │ │ │ - cdpcs 3, 13, cr11, cr1, cr10, {2} │ │ │ │ │ - strtcc pc, [r7], #1001 @ 0x3e9 │ │ │ │ │ - mrcge 14, 2, APSR_nzcv, cr13, cr1, {4} │ │ │ │ │ - cmncs r5, #130023424 @ 0x7c00000 │ │ │ │ │ - ldrbls sl, [r0, #2355] @ 0x933 │ │ │ │ │ - mvnls pc, fp, lsr #1 │ │ │ │ │ - biccc r6, lr, #68, 22 @ 0x11000 │ │ │ │ │ - bgt 21e9c28 <__bss_end__@@Base+0x1aec578> │ │ │ │ │ - sbfxle fp, r9, #5, #27 │ │ │ │ │ - mcr 8, 6, r6, cr9, cr3, {7} │ │ │ │ │ - stmiale ip, {r0, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr}^ │ │ │ │ │ - blx ff7a567e <_edata@@Base+0xfd55267e> │ │ │ │ │ - stmibne fp!, {r2, r3, r4, r9, fp, pc} │ │ │ │ │ - strhcs r4, [r1, #172]! @ 0xac │ │ │ │ │ - bne 169b0a4 <__bss_end__@@Base+0xf9d9f4> │ │ │ │ │ - blcc fef60474 <_edata@@Base+0xfcd0d474> │ │ │ │ │ - vldmiacc lr, {d28-} │ │ │ │ │ - strbmi sl, [fp, #-2891]! @ 0xfffff4b5 │ │ │ │ │ - bpl ff50f218 <_edata@@Base+0xfd2bc218> │ │ │ │ │ - @ instruction: 0x76bf6df5 │ │ │ │ │ - bcc 28d3d0 <__stack_chk_guard@@Base+0x308> │ │ │ │ │ - stmialt r7!, {r0, r2, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr}^ │ │ │ │ │ - teqne r9, #35584 @ 0x8b00 │ │ │ │ │ - @ instruction: 0xb1b426a6 │ │ │ │ │ - subsvs sl, fp, #66560 @ 0x10400 │ │ │ │ │ - ldmibgt r8!, {r1, r4, r5, r6, r8, r9, fp, sp} │ │ │ │ │ - ldrtvs r7, [ip], #-1732 @ 0xfffff93c │ │ │ │ │ - strble r1, [ip], #1132 @ 0x46c │ │ │ │ │ - tstge r6, r6, lsr #6 @ │ │ │ │ │ - bicspl sp, ip, r0, ror #25 │ │ │ │ │ - svccc 0x00ee6668 │ │ │ │ │ - rsbls r1, r6, r5, lsl #1 │ │ │ │ │ - ldrb r6, [sl, #-2320]! @ 0xfffff6f0 │ │ │ │ │ - blvc 22338e4 <__bss_end__@@Base+0x1b36234> │ │ │ │ │ - @ instruction: 0xf05ba15f │ │ │ │ │ - sbcvs r6, r7, r5, lsr #31 │ │ │ │ │ - mvnsvc r8, r0, lsl pc │ │ │ │ │ - bicsne pc, ip, r7, ror #14 │ │ │ │ │ - blmi c3aa04 <__bss_end__@@Base+0x53d354> │ │ │ │ │ - stmdblt fp!, {r1, r2, r3, r4, r6, r9, lr, pc}^ │ │ │ │ │ - @ instruction: 0x06871930 │ │ │ │ │ - ldmdblt fp, {r0, r1, r4, r6, r7, ip, sp, lr} │ │ │ │ │ - strbcs sp, [r6, -r2, lsr #24]! │ │ │ │ │ - ldrbne r2, [r8], r8, lsr #30 │ │ │ │ │ - adcsne sl, lr, r0, lsl #24 │ │ │ │ │ - ldmibmi ip, {r0, r1, r2, r3, r9, fp, sp, pc} │ │ │ │ │ - bgt feab1764 <_edata@@Base+0xfc85e764> │ │ │ │ │ - ldrcs r3, [r5, #-1308] @ 0xfffffae4 │ │ │ │ │ - ldmdbhi ip!, {r2, r3, r5, r6, r8, r9, sl, sp}^ │ │ │ │ │ - mcrrge 9, 9, r5, r7, cr2 @ │ │ │ │ │ - ldmdavc r6!, {r0, r1, r4, r6, r7, r8, sl, sp} │ │ │ │ │ - ldrtpl r3, [r6], #-3964 @ 0xfffff084 │ │ │ │ │ - blne 1c5369c <__bss_end__@@Base+0x1555fec> │ │ │ │ │ - mcrcs 5, 2, r2, cr9, cr5, {7} │ │ │ │ │ - tsthi r3, r3, lsl #30 │ │ │ │ │ - ldclcs 7, cr3, [r3, #-64] @ 0xffffffc0 │ │ │ │ │ - ldrtle r6, [r8], #-1486 @ 0xfffffa32 │ │ │ │ │ - @ instruction: 0xf637b8af │ │ │ │ │ - @ instruction: 0x260f1c72 │ │ │ │ │ - stmdaeq lr!, {r0, r1, r5, sl, fp} │ │ │ │ │ - cmnpl sp, r5, ror #8 │ │ │ │ │ - sbcsvs r2, r5, #1802240 @ 0x1b8000 │ │ │ │ │ - ldrbge sp, [r5, sp, lsl #7]! │ │ │ │ │ - strbhi pc, [r4, #-313]! @ 0xfffffec7 @ │ │ │ │ │ - adcsgt r0, r3, r2, lsr #6 │ │ │ │ │ - @ instruction: 0x4672e090 │ │ │ │ │ - bpl 67a42c <__stack_chk_guard@@Base+0x3ed364> │ │ │ │ │ - ldmdbvs r3!, {r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - subvs r2, r2, #994050048 @ 0x3b400000 │ │ │ │ │ - hvcge 42013 @ 0xa41d │ │ │ │ │ - vmlscs.f32 s11, s8, s9 │ │ │ │ │ - blx 1755d50 <__bss_end__@@Base+0x10586a0> │ │ │ │ │ - ldrbne r0, [r1, fp, lsr #16] │ │ │ │ │ - ldrcc sl, [fp, r7, lsl #14] │ │ │ │ │ - ldcge 0, cr6, [sp, #-556] @ 0xfffffdd4 │ │ │ │ │ - bpl 10b92c4 <__bss_end__@@Base+0x9bbc14> │ │ │ │ │ - cdp 6, 6, cr3, cr12, cr2, {3} │ │ │ │ │ - ldrgt sp, [pc, -r3, ror #24]! │ │ │ │ │ - blvs 1bc3240 <__bss_end__@@Base+0x14c5b90> │ │ │ │ │ - addsls r5, r7, sp, lsl sp │ │ │ │ │ - ldmdbls r3!, {r4, r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldmibls r5, {r0, r2, r3, r6, r7, r8, r9, sl, ip, lr} │ │ │ │ │ - ldrls r0, [ip], -r9, lsr #24 │ │ │ │ │ - ldrbge ip, [ip], #-962 @ 0xfffffc3e │ │ │ │ │ - svcls 0x0057509b │ │ │ │ │ - @ instruction: 0x2114b4f8 │ │ │ │ │ - svcvs 0x00bcfbb0 │ │ │ │ │ - stcvc 14, cr0, [r0, #368]! @ 0x170 │ │ │ │ │ - bicsls sp, r5, sl, lsl fp │ │ │ │ │ - vld2.8 {d3[5],d4[5]}, [sl], ip │ │ │ │ │ - strbvs r3, [sl, r8, lsl #10] │ │ │ │ │ - ldmdami lr, {r3, r8, fp, pc}^ │ │ │ │ │ - ldc2l 6, cr8, [r8, #-176] @ 0xffffff50 │ │ │ │ │ - ldcpl 3, cr15, [r9, #1012]! @ 0x3f4 │ │ │ │ │ - stmibvc ip, {r4, r8, r9, ip, sp}^ │ │ │ │ │ - svcvs 0x00344c43 │ │ │ │ │ - ldrdmi r5, [r4, #-198]! @ 0xffffff3a │ │ │ │ │ - cmnhi r3, #148, 28 @ 0x940 │ │ │ │ │ - ldrbpl r3, [r0, -fp, asr #17] │ │ │ │ │ - ldrthi ip, [r6], #-1458 @ 0xfffffa4e │ │ │ │ │ - svcvs 0x00658fc0 │ │ │ │ │ - sbcsne r2, r1, r7, ror #29 │ │ │ │ │ - mrcge 8, 4, r7, cr15, cr11, {7} │ │ │ │ │ - ldrmi pc, [pc, -fp, lsl #19]! │ │ │ │ │ - ldrhi lr, [fp], #-1929 @ 0xfffff877 │ │ │ │ │ - @ instruction: 0xfff7373f │ │ │ │ │ - tstls r7, #48, 18 @ 0xc0000 │ │ │ │ │ - b fff44a4c <_edata@@Base+0xfdcf1a4c> │ │ │ │ │ - strgt r0, [r7, #274]! @ 0x112 │ │ │ │ │ - blt 258a400 <_edata@@Base+0x337400> │ │ │ │ │ - @ instruction: 0x8e6a19bc │ │ │ │ │ - @ instruction: 0x0efe0a37 │ │ │ │ │ - svchi 0x00ae1fe1 │ │ │ │ │ - ldcpl 8, cr2, [lr, #148]! @ 0x94 │ │ │ │ │ - ldrle r9, [fp, #-3878]! @ 0xfffff0da │ │ │ │ │ - strbcc r7, [r1, #2265] @ 0x8d9 │ │ │ │ │ - orrcs r4, ip, lr, lsl #24 │ │ │ │ │ - svcmi 0x002df525 │ │ │ │ │ - bls 2068dac <__bss_end__@@Base+0x196b6fc> │ │ │ │ │ - @ instruction: 0xf7618f9e │ │ │ │ │ - svcvs 0x008c7a87 │ │ │ │ │ - @ instruction: 0x81219a28 │ │ │ │ │ - bcc d40004 <__bss_end__@@Base+0x642954> │ │ │ │ │ - strbtpl r3, [r7], #-2863 @ 0xfffff4d1 │ │ │ │ │ - @ instruction: 0xec3629ef │ │ │ │ │ - blhi 196e76c <__bss_end__@@Base+0x12710bc> │ │ │ │ │ - orrmi r2, sp, sl, asr #16 │ │ │ │ │ - blvc fee71c28 <_edata@@Base+0xfcc1ec28> │ │ │ │ │ - blge d9656c <__bss_end__@@Base+0x698ebc> │ │ │ │ │ - strtls r9, [r6], -r1, asr #32 │ │ │ │ │ - ldrbeq r1, [r1, #2566]! @ 0xa06 │ │ │ │ │ - blmi ff9e9d90 <_edata@@Base+0xfd796d90> │ │ │ │ │ - blcc fec54128 <_edata@@Base+0xfca01128> │ │ │ │ │ - smulllt fp, r3, r2, sl │ │ │ │ │ - @ instruction: 0xf71da033 │ │ │ │ │ - stceq 0, cr15, [fp], {94} @ 0x5e │ │ │ │ │ - subsls r0, r7, sp, asr #28 │ │ │ │ │ - eorseq fp, r7, #1879048204 @ 0x7000000c │ │ │ │ │ - bpl ff696260 <_edata@@Base+0xfd443260> │ │ │ │ │ - @ instruction: 0xf731f24f │ │ │ │ │ - ldrdls r1, [r1, #54] @ 0x36 │ │ │ │ │ - ldclle 15, cr12, [lr, #-100] @ 0xffffff9c │ │ │ │ │ - adcsge r5, ip, #163577856 @ 0x9c00000 │ │ │ │ │ - vldrvs s13, [r3, #-392] @ 0xfffffe78 │ │ │ │ │ - svcvc 0x004234f9 │ │ │ │ │ - sbcsne r0, ip, r9, ror #31 │ │ │ │ │ - strpl r5, [r2, #263] @ 0x107 │ │ │ │ │ - orrspl r2, r3, #956 @ 0x3bc │ │ │ │ │ - strbtpl pc, [r7], #3278 @ 0xcce @ │ │ │ │ │ - ldmdbvs r4, {r0, r1, r3, r8, r9, sl, lr, pc} │ │ │ │ │ - vmovle.u8 r8, d31[0] │ │ │ │ │ - bgt 1546b0c <__bss_end__@@Base+0xe4945c> │ │ │ │ │ - svcpl 0x00df447a │ │ │ │ │ - @ instruction: 0xf9ed7269 │ │ │ │ │ - ldmdacc r8!, {r1, r2, r5, r6, sp, lr, pc}^ │ │ │ │ │ - ldmcs r4!, {r0, r1, r2, r3, r6, r8, sl, pc}^ │ │ │ │ │ - ldcvc 1, cr13, [r3], #60 @ 0x3c │ │ │ │ │ - @ instruction: 0x132cc940 │ │ │ │ │ - ldmdals ip, {r0, r2, r5, r6, r7, r9, sp, lr, pc} │ │ │ │ │ - stclvs 8, cr1, [r2], #-836 @ 0xfffffcbc │ │ │ │ │ - svccs 0x00220dca │ │ │ │ │ - strbgt r9, [r9, #-744]! @ 0xfffffd18 │ │ │ │ │ - stcvc 6, cr9, [r0, #588] @ 0x24c │ │ │ │ │ - subsle pc, r3, #140, 24 @ 0x8c00 │ │ │ │ │ - strpl pc, [sl, #-418]! @ 0xfffffe5e │ │ │ │ │ - cmnvs r7, #2670592 @ 0x28c000 │ │ │ │ │ - cdpvs 8, 4, cr14, cr1, cr0, {5} │ │ │ │ │ - addmi ip, r0, #252 @ 0xfc │ │ │ │ │ - subeq r7, r5, #250880 @ 0x3d400 │ │ │ │ │ - rscsle r3, r1, r1, lsl #15 │ │ │ │ │ - sbcscs r7, r7, #-855638016 @ 0xcd000000 │ │ │ │ │ - ldrhi sp, [lr, -lr, ror #26] │ │ │ │ │ - ldmdaeq r5!, {r0, r1, r2, r6, r8, fp, pc} │ │ │ │ │ - svcmi 0x0078f3f7 │ │ │ │ │ - strhi pc, [r5, r2, lsl #8] │ │ │ │ │ - eorsls sp, r9, #156, 26 @ 0x2700 │ │ │ │ │ - bleq fed17200 <_edata@@Base+0xfcac4200> │ │ │ │ │ - strd sl, [ip, #-24] @ 0xffffffe8 │ │ │ │ │ - blvs fef69e0c <_edata@@Base+0xfcd16e0c> │ │ │ │ │ - strbcc r5, [sp, -r7, ror #29]! │ │ │ │ │ - stcgt 6, cr7, [r9], #796 @ 0x31c │ │ │ │ │ - ldmdane r5!, {r0, r1, r2, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - ldceq 4, cr13, [lr], #84 @ 0x54 │ │ │ │ │ - ldmdalt sp, {r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ │ - blx cb04ae <__bss_end__@@Base+0x5b2dfe> │ │ │ │ │ - sbcscs r7, r4, r4, asr #10 │ │ │ │ │ - ldrshtmi r6, [r0], #27 │ │ │ │ │ - strcc sl, [lr, #-1821] @ 0xfffff8e3 │ │ │ │ │ - bllt 5d834c <__stack_chk_guard@@Base+0x34b284> │ │ │ │ │ - stceq 5, cr3, [lr], #-620 @ 0xfffffd94 │ │ │ │ │ - @ instruction: 0x71be0071 │ │ │ │ │ - tstle pc, #126976 @ 0x1f000 │ │ │ │ │ - strcc r0, [r1, #-1802] @ 0xfffff8f6 │ │ │ │ │ - orrgt pc, r3, pc, lsr r9 @ │ │ │ │ │ - cdpcc 4, 8, cr3, cr15, cr11, {4} │ │ │ │ │ - bicsle ip, r5, r9, lsl r8 │ │ │ │ │ - blt 1f09eb8 <__bss_end__@@Base+0x180c808> │ │ │ │ │ - strbcs r7, [r9, -r7, asr #28] │ │ │ │ │ - blne fecfa294 <_edata@@Base+0xfcaa7294> │ │ │ │ │ - svcle 0x000ba28e │ │ │ │ │ - stmdbvc r5!, {r0, r1, r8, r9, sp, lr, pc}^ │ │ │ │ │ - ldmdbmi r9, {r3, r5, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ │ - andeq r8, r2, #536870921 @ 0x20000009 │ │ │ │ │ - bne 2a6e10 <__stack_chk_guard@@Base+0x19d48> │ │ │ │ │ - @ instruction: 0xf5799676 │ │ │ │ │ - mvncs r2, #1818624 @ 0x1bc000 │ │ │ │ │ - blle 281d7ec <_edata@@Base+0x5ca7ec> │ │ │ │ │ - strbtpl pc, [pc], #2932 @ 88e2f4 <__bss_end__@@Base+0x190c44> @ │ │ │ │ │ - ldrdvs r2, [lr], #-72 @ 0xffffffb8 │ │ │ │ │ - ldrls pc, [r9], #439 @ 0x1b7 │ │ │ │ │ - svcvc 0x0032f246 │ │ │ │ │ - stclt 5, cr12, [r6], {32} │ │ │ │ │ - movtvs r4, #2953 @ 0xb89 │ │ │ │ │ - tstcc sl, pc, lsr #28 │ │ │ │ │ - cmnvc r8, #216, 22 @ 0x36000 │ │ │ │ │ - stmdbvs r5, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ │ - eorsne fp, r8, #148, 16 @ 0x940000 │ │ │ │ │ - stmhi r5, {r0, r1, r3, r4, r5, r7, r8, ip, sp} │ │ │ │ │ - cmnlt r3, #258048 @ 0x3f000 │ │ │ │ │ - ldrbtcc r9, [fp], #200 @ 0xc8 │ │ │ │ │ - stmdbgt r5, {r0, r4, r6, r7, r9, fp, lr} │ │ │ │ │ - ldccc 4, cr4, [ip], {5} │ │ │ │ │ - stmdbvs r9!, {r0, r1, r3, r5, r8, sl, fp, sp, pc}^ │ │ │ │ │ - strbteq r6, [sl], #-58 @ 0xffffffc6 │ │ │ │ │ - addsvs r2, sp, #536870912 @ 0x20000000 │ │ │ │ │ - ldrne r4, [ip, #-1877]! @ 0xfffff8ab │ │ │ │ │ - stc2l 15, cr12, [sl, #-784] @ 0xfffffcf0 │ │ │ │ │ - teqle r9, #-268435444 @ 0xf000000c │ │ │ │ │ - strbls r8, [r7], #3654 @ 0xe46 │ │ │ │ │ - blcs feebe450 <_edata@@Base+0xfcc6b450> │ │ │ │ │ - bllt 182366c <__bss_end__@@Base+0x1125fbc> │ │ │ │ │ - mrrc2 8, 7, pc, r0, cr12 @ │ │ │ │ │ - stmdaeq fp!, {r2, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ │ - sbfxpl r1, fp, #14, #11 │ │ │ │ │ - ldrshtle r5, [fp], -r9 │ │ │ │ │ - ldrlt r3, [pc, #3629] @ 88f191 <__bss_end__@@Base+0x191ae1> │ │ │ │ │ - cmphi fp, r3, lsr sp │ │ │ │ │ - ldmcs lr!, {r5, r7, r8, sl, fp, ip, sp, lr}^ │ │ │ │ │ - ldmdbcs r5!, {r0, r2, r4, r5, r7, r9, ip, sp, lr, pc} │ │ │ │ │ - movwvc sp, #25190 @ 0x6266 │ │ │ │ │ - adceq r1, r7, r2, lsl #13 │ │ │ │ │ - ldrbgt r2, [r6, #-3576] @ 0xfffff208 │ │ │ │ │ - strmi lr, [r9, -r8, lsr #31] │ │ │ │ │ - ldclge 7, cr4, [ip, #280]! @ 0x118 │ │ │ │ │ - biccs sp, r4, sl, lsl #15 │ │ │ │ │ - stmdavs r9, {r3, r5, r6, r8, r9, sl, fp, lr, pc}^ │ │ │ │ │ - stmibeq r5, {r0, r2, fp, ip, sp, pc}^ │ │ │ │ │ - ldc 1, cr9, [r3, #-524] @ 0xfffffdf4 │ │ │ │ │ - ldrbvs sl, [lr], #1577 @ 0x629 │ │ │ │ │ - strbeq r3, [lr, r2, lsl #11] │ │ │ │ │ - cdpcc 2, 5, cr15, cr0, cr14, {1} │ │ │ │ │ - cdphi 13, 1, cr14, cr14, cr8, {7} │ │ │ │ │ - stclls 6, cr8, [sl, #64] @ 0x40 │ │ │ │ │ - eors r1, r4, ip, lsr #4 │ │ │ │ │ - vsubl.u8 , d22, d16 │ │ │ │ │ - cmphi r3, r0, ror #26 │ │ │ │ │ - strbls r2, [r6, #1795] @ 0x703 │ │ │ │ │ - cdpeq 1, 1, cr9, cr13, cr8, {3} │ │ │ │ │ - bgt 14b8f60 <__bss_end__@@Base+0xdbb8b0> │ │ │ │ │ - blne 1eed40 │ │ │ │ │ - svcge 0x00814513 │ │ │ │ │ - stmdbpl r5!, {r0, r4, r5, r9, fp, ip, sp, lr}^ │ │ │ │ │ - bcs 183dcd8 <__bss_end__@@Base+0x1140628> │ │ │ │ │ - stmdami r2!, {r0, r2, r9, lr}^ │ │ │ │ │ - orrsmi r4, sp, r2, lsr r7 │ │ │ │ │ - mlacc pc, r3, pc, sl @ │ │ │ │ │ - stmdbge r0, {r0, r1, r4, r5, r8, r9, sp} │ │ │ │ │ - svchi 0x001ca040 │ │ │ │ │ - rsbmi r4, sl, r8, ror #8 │ │ │ │ │ - blge 1fb924 │ │ │ │ │ - strhi r7, [lr], #413 @ 0x19d │ │ │ │ │ - mcrhi 15, 4, r4, cr6, cr4, {7} │ │ │ │ │ - svc 0x00751952 │ │ │ │ │ - ldclgt 0, cr12, [r0, #-40]! @ 0xffffffd8 │ │ │ │ │ - cmnhi r9, #3, 30 │ │ │ │ │ - @ instruction: 0xf8a0f5b2 │ │ │ │ │ - ldrt fp, [r3], #3963 @ 0xf7b │ │ │ │ │ - ldrbtcs r6, [r8], -r3, rrx │ │ │ │ │ - svchi 0x001f773e │ │ │ │ │ - ldrvc r9, [r9], -r7, ror #20 │ │ │ │ │ - blpl 1199218 <__bss_end__@@Base+0xa9bb68> │ │ │ │ │ - blle 202ae60 <__bss_end__@@Base+0x192d7b0> │ │ │ │ │ - mrcge 0, 7, ip, cr12, cr12, {4} │ │ │ │ │ - bmi fefc7a30 <_edata@@Base+0xfcd74a30> │ │ │ │ │ - blne 154c484 <__bss_end__@@Base+0xe4edd4> │ │ │ │ │ - @ instruction: 0x0c36fa8f │ │ │ │ │ - ldmdacc r6!, {r0, r2, r5, r7, r9, sl, fp, ip, lr}^ │ │ │ │ │ - @ instruction: 0xf731a643 │ │ │ │ │ - @ instruction: 0x01f7049b │ │ │ │ │ - blx ff509eb4 <_edata@@Base+0xfd2b6eb4> │ │ │ │ │ - bcs feb0ff88 <_edata@@Base+0xfc8bcf88> │ │ │ │ │ - ldmdahi sp, {r0, r3, r7, sp, lr, pc}^ │ │ │ │ │ - ldrpl r8, [r7, #-2116] @ 0xfffff7bc │ │ │ │ │ - addscc r5, r6, r2, ror r3 │ │ │ │ │ - stmdbhi r9!, {r1, r2, r4, r5, r6, fp, sp, lr, pc}^ │ │ │ │ │ - vldmdbgt r7!, {s30-s179} │ │ │ │ │ - strvs ip, [r2, #3378]! @ 0xd32 │ │ │ │ │ - fstmiax r4!, {d27-d107} @ Deprecated │ │ │ │ │ - adcls r6, r3, #9240576 @ 0x8d0000 │ │ │ │ │ - stmibvs sl!, {r1, r2, r5, ip, sp, lr, pc}^ │ │ │ │ │ - ldrbge r2, [r6], #1350 @ 0x546 │ │ │ │ │ - cmncc r0, #58112 @ 0xe300 │ │ │ │ │ - bpl fea98254 <_edata@@Base+0xfc845254> │ │ │ │ │ - rsbcs lr, lr, sl, lsl #23 │ │ │ │ │ - blcc 1fc5e4c <__bss_end__@@Base+0x18c879c> │ │ │ │ │ - rsbpl sl, r4, sl, lsl #29 │ │ │ │ │ - stcge 14, cr15, [r8], {232} @ 0xe8 │ │ │ │ │ - rsbsge lr, ip, r2, asr #17 │ │ │ │ │ - ldmdbhi r9!, {r1, r2, r4, r6, r7, sl, fp, sp, lr}^ │ │ │ │ │ - ldcls 6, cr11, [r4, #-492]! @ 0xfffffe14 │ │ │ │ │ - @ instruction: 0xf9d8dec2 │ │ │ │ │ - ldmdblt lr!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ │ - @ instruction: 0x23b4262d │ │ │ │ │ - stclvc 5, cr8, [ip], {9} │ │ │ │ │ - ldceq 12, cr15, [r2], #628 @ 0x274 │ │ │ │ │ - bleq fedf03c8 <_edata@@Base+0xfcb9d3c8> │ │ │ │ │ - cmp sp, r2, lsl #14 │ │ │ │ │ - vsub.i32 d22, d0, d16 │ │ │ │ │ - cdppl 1, 10, cr5, cr4, cr9, {4} │ │ │ │ │ - strcs sp, [r6], #-343 @ 0xfffffea9 │ │ │ │ │ - ble ff8b214c <_edata@@Base+0xfd65f14c> │ │ │ │ │ - strbls r7, [r1, r5, asr #16]! │ │ │ │ │ - @ instruction: 0xd7f2abf4 │ │ │ │ │ - rscmi r8, pc, #104, 8 @ 0x68000000 │ │ │ │ │ - ldcvs 12, cr1, [r7, #748]! @ 0x2ec │ │ │ │ │ - usatpl sp, #2, r9, asr #26 │ │ │ │ │ - ldmdb r7, {r5, r7, r8, r9, sl, fp, lr, pc}^ │ │ │ │ │ - bleq 218a684 <__bss_end__@@Base+0x1a8cfd4> │ │ │ │ │ - cdplt 1, 12, cr7, cr7, cr11, {5} │ │ │ │ │ - vldrvc s15, [r6, #816] @ 0x330 │ │ │ │ │ - svcmi 0x00354fa6 │ │ │ │ │ - teqcc lr, fp, lsl #20 │ │ │ │ │ - strbtcc r9, [sl], #-2497 @ 0xfffff63f │ │ │ │ │ - @ instruction: 0x7e1cda5e │ │ │ │ │ - adcsvs r1, r9, #1342177289 @ 0x50000009 │ │ │ │ │ - ldmibhi ip!, {r1, r4, r5, r7, r8, r9} │ │ │ │ │ - rsbvs r7, r4, #1472 @ 0x5c0 │ │ │ │ │ - blx 6bccea <__stack_chk_guard@@Base+0x42fc22> │ │ │ │ │ - strbmi r4, [r5, #918] @ 0x396 │ │ │ │ │ - ldmdb r3!, {r0, r2, r3, r4, r7, r8, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x6ecc1b48 │ │ │ │ │ - ldmdbeq r0, {r0, r1, r3, r6, r7, r9, fp, sp, lr} │ │ │ │ │ - bgt feb83de8 <_edata@@Base+0xfc930de8> │ │ │ │ │ - strls r4, [lr, -r9, lsl #25]! │ │ │ │ │ - @ instruction: 0x165f7a57 │ │ │ │ │ - svccs 0x003b644c │ │ │ │ │ - cmnle lr, #180, 10 @ 0x2d000000 │ │ │ │ │ - blne 20bea7c <__bss_end__@@Base+0x19c13cc> │ │ │ │ │ - stclpl 14, cr5, [r3, #-52] @ 0xffffffcc │ │ │ │ │ - svccc 0x00685f44 │ │ │ │ │ - ldrbvs r9, [lr], sp, ror #19 │ │ │ │ │ - stmdbls r8!, {r0, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp} │ │ │ │ │ - bllt d7b16c <__bss_end__@@Base+0x67dabc> │ │ │ │ │ - ldmdblt lr, {r1, r6, r7, r9, sp, pc}^ │ │ │ │ │ - stmdale sp!, {r1, r3, r4, r6, r7, r9, fp, ip, sp, lr}^ │ │ │ │ │ - movtgt pc, #8702 @ 0x21fe @ │ │ │ │ │ - @ instruction: 0xbc774a6f │ │ │ │ │ - smlalbbhi r1, sp, r7, r9 │ │ │ │ │ - stclmi 4, cr5, [lr, #212]! @ 0xd4 │ │ │ │ │ - stcvc 6, cr8, [r0, #-676]! @ 0xfffffd5c │ │ │ │ │ - vst2.16 {d13[0],d14[0]}, [pc] │ │ │ │ │ - smlaldxvc r9, fp, lr, r9 │ │ │ │ │ - cmnne r8, #220, 8 @ 0xdc000000 │ │ │ │ │ - ldm sp!, {r4, r7, sl, ip, sp, pc}^ │ │ │ │ │ - blvs ff7a77a8 <_edata@@Base+0xfd5547a8> │ │ │ │ │ - ldmibge r2, {r0, r1, r2, r4, r8, fp, ip, sp}^ │ │ │ │ │ - strpl r2, [r2, #1947]! @ 0x79b │ │ │ │ │ - mcr2 4, 3, pc, cr3, cr7, {0} @ │ │ │ │ │ - orrcs r3, sp, lr, ror #11 │ │ │ │ │ - @ instruction: 0xd7fc82fd │ │ │ │ │ - @ instruction: 0x46cf2551 │ │ │ │ │ - blge 1fd1ea4 <__bss_end__@@Base+0x18d47f4> │ │ │ │ │ - stmibmi r1, {sl, ip, lr}^ │ │ │ │ │ - andls r5, ip, r6, lsr #13 │ │ │ │ │ - stmda r8!, {r1, r2, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ - strbtgt r4, [r9], r7, asr #17 │ │ │ │ │ - bleq ff977478 <_edata@@Base+0xfd724478> │ │ │ │ │ - ldrbeq fp, [r3, pc, lsr #5] │ │ │ │ │ - mrcge 6, 1, r3, cr2, cr12, {5} │ │ │ │ │ - ldmibeq fp!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp} │ │ │ │ │ - strble sp, [r4, -lr, ror #14] │ │ │ │ │ - movw r3, #16114 @ 0x3ef2 │ │ │ │ │ - streq r7, [r3, #311]! @ 0x137 │ │ │ │ │ - svchi 0x00fc3318 │ │ │ │ │ - subge r9, fp, ip, lsr #32 │ │ │ │ │ - strbge sl, [sp, #-2936]! @ 0xfffff488 │ │ │ │ │ - @ instruction: 0xe634c1d1 │ │ │ │ │ - cdpne 3, 9, cr9, cr10, cr11, {7} │ │ │ │ │ - ldmdage sl, {r2, r5, r8, r9, sl, ip, lr}^ │ │ │ │ │ - andcc r3, lr, sl, asr #31 │ │ │ │ │ - mvnls lr, #393216 @ 0x60000 │ │ │ │ │ - @ instruction: 0xf3884d96 │ │ │ │ │ - stcne 15, cr13, [r9, #-20]! @ 0xffffffec │ │ │ │ │ - blx 1275682 <__bss_end__@@Base+0xb77fd2> │ │ │ │ │ - mrccc 6, 5, r2, cr5, cr8, {0} │ │ │ │ │ - rscscc r9, r4, #148, 2 @ 0x25 │ │ │ │ │ - ldr r6, [r7], sl, asr #2 │ │ │ │ │ - ldc2 2, cr4, [ip, #680] @ 0x2a8 │ │ │ │ │ - ldmcs r2, {r0, r3, r4, r5, r6, r8, r9, fp, ip}^ │ │ │ │ │ - ldrb r6, [r4], #3494 @ 0xda6 │ │ │ │ │ - strge ip, [r4, -r1, asr #11] │ │ │ │ │ - ldrsbthi pc, [r0], #-85 @ 0xffffffab @ │ │ │ │ │ - andvc lr, r6, #3088 @ 0xc10 │ │ │ │ │ - mvneq pc, #52, 20 @ 0x34000 │ │ │ │ │ - svcne 0x0035dbe7 │ │ │ │ │ - ldrvs sl, [r7, #-2011]! @ 0xfffff825 │ │ │ │ │ - @ instruction: 0x4686c1f1 │ │ │ │ │ - svcvc 0x00278c63 │ │ │ │ │ - vmov.32 sp, d13[1] │ │ │ │ │ - andgt r3, r0, r9, lsr r3 │ │ │ │ │ - strbpl fp, [r5, #-2556]! @ 0xfffff604 │ │ │ │ │ - cdpcc 12, 1, cr6, cr14, cr15, {1} │ │ │ │ │ - ble 261a4c4 <_edata@@Base+0x3c74c4> │ │ │ │ │ - ldrbcc r4, [r7, #1323] @ 0x52b │ │ │ │ │ - bhi 14f7230 <__bss_end__@@Base+0xdf9b80> │ │ │ │ │ - subs r0, fp, pc, lsl fp │ │ │ │ │ - ldmdbcc r1!, {r2, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ │ - blx 27dc1e0 <_edata@@Base+0x5891e0> │ │ │ │ │ - ldmvc pc!, {r0, r2, r4, r6, r8, r9, sl, ip, sp}^ @ │ │ │ │ │ - bpl 156ce4 │ │ │ │ │ - blge 24699b0 <_edata@@Base+0x2169b0> │ │ │ │ │ - @ instruction: 0x169970f9 │ │ │ │ │ - @ instruction: 0xf9169145 │ │ │ │ │ - @ instruction: 0x963745b2 │ │ │ │ │ - ldrge r8, [r6], -r6, ror #20 │ │ │ │ │ - stccc 5, cr6, [r9, #716]! @ 0x2cc │ │ │ │ │ - ldrb sl, [pc], #3570 @ 88e660 <__bss_end__@@Base+0x190fb0> │ │ │ │ │ - cdpmi 0, 6, cr10, cr0, cr1, {0} │ │ │ │ │ - @ instruction: 0x401012db │ │ │ │ │ - strcc r9, [r6], #2951 @ 0xb87 │ │ │ │ │ - cmngt sp, ip, ror #27 │ │ │ │ │ - svc 0x0011b389 │ │ │ │ │ - stmibls sp!, {r0, r2, r3, r7, r8, sp, lr} │ │ │ │ │ - ldrsbvs sp, [r1, #171] @ 0xab │ │ │ │ │ - cmn r0, #168820736 @ 0xa100000 │ │ │ │ │ - svcmi 0x00ae5e64 │ │ │ │ │ - mrclt 0, 1, fp, cr0, cr14, {2} │ │ │ │ │ - eorne r1, r7, #140, 16 @ 0x8c0000 │ │ │ │ │ - movthi pc, #59709 @ 0xe93d @ │ │ │ │ │ - mvnhi r7, r0, asr #9 │ │ │ │ │ - vldrcs.16 s28, [r9, #-18] @ 0xffffffee @ │ │ │ │ │ - cdpvs 1, 13, cr3, cr8, cr10, {5} │ │ │ │ │ - @ instruction: 0x5c35b96d │ │ │ │ │ - ldrge r9, [r8], -sl, lsl #28 │ │ │ │ │ - svccc 0x00228fd4 │ │ │ │ │ - mrcmi 3, 5, r6, cr14, cr7, {1} │ │ │ │ │ - ldrbvc r8, [r3, #3939] @ 0xf63 │ │ │ │ │ - stmdacs lr, {r0, r1, r2, r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ │ - @ instruction: 0x5c237bf1 │ │ │ │ │ - eorseq lr, sp, #56832 @ 0xde00 │ │ │ │ │ - mcrle 14, 1, r5, cr14, cr9, {0} │ │ │ │ │ - rsbhi sp, r7, #15269888 @ 0xe90000 │ │ │ │ │ - ldreq r5, [sl, #633] @ 0x279 │ │ │ │ │ - biclt r3, r0, #28, 10 @ 0x7000000 │ │ │ │ │ - cmnmi r0, sl, lsl pc │ │ │ │ │ - ldrshcs r0, [r3, #-89]! @ 0xffffffa7 │ │ │ │ │ - svcvs 0x00717b43 │ │ │ │ │ - @ instruction: 0xb74334dc │ │ │ │ │ - teqgt r2, r8, lsr fp │ │ │ │ │ - stcvc 2, cr9, [sp], #-376 @ 0xfffffe88 │ │ │ │ │ - blvc 1ded2e0 <__bss_end__@@Base+0x16efc30> │ │ │ │ │ - svclt 0x0054c14a │ │ │ │ │ - mrcle 3, 0, r8, cr5, cr4, {2} │ │ │ │ │ - @ instruction: 0xa6bd62fe │ │ │ │ │ - movtcc r2, #33246 @ 0x81de │ │ │ │ │ - @ instruction: 0x1736f850 │ │ │ │ │ - ldrls pc, [r2, #702] @ 0x2be │ │ │ │ │ - movpl lr, #142606336 @ 0x8800000 │ │ │ │ │ - @ instruction: 0x7761c6df │ │ │ │ │ - @ instruction: 0xf133a70b │ │ │ │ │ - @ instruction: 0x46c7cf99 │ │ │ │ │ - blt ff5865f0 <_edata@@Base+0xfd3335f0> │ │ │ │ │ - mrccs 8, 4, sp, cr8, cr9, {6} │ │ │ │ │ - subhi fp, r2, fp, asr lr │ │ │ │ │ - ldmvs r8!, {r0, r2, r3, r6, r7, r9, fp, lr} │ │ │ │ │ - strtmi r0, [r6], -r8, ror #4 │ │ │ │ │ - @ instruction: 0x5712fe3f │ │ │ │ │ - ldmlt pc!, {r2, r3, r4, sl} @ │ │ │ │ │ - @ instruction: 0x569428bd │ │ │ │ │ - adcscc fp, r7, #252, 26 @ 0x3f00 │ │ │ │ │ - strgt r4, [sp], #321 @ 0x141 │ │ │ │ │ - stclvs 8, cr14, [r8], #-556 @ 0xfffffdd4 │ │ │ │ │ - bge fed92430 <_edata@@Base+0xfcb3f430> │ │ │ │ │ - vldrle s23, [r6, #-480] @ 0xfffffe20 │ │ │ │ │ - stcleq 12, cr0, [r5], {89} @ 0x59 │ │ │ │ │ - mcrhi 8, 1, r9, cr7, cr1, {3} │ │ │ │ │ - teqmi r7, r6, lsl #17 │ │ │ │ │ - blvc 1a14788 <__bss_end__@@Base+0x13170d8> │ │ │ │ │ - blt fa03c8 <__bss_end__@@Base+0x8a2d18> │ │ │ │ │ - strvs sl, [r7], fp, ror #8 │ │ │ │ │ - bvs 17b9274 <__bss_end__@@Base+0x10bbbc4> │ │ │ │ │ - ldrhvc sp, [r9], #-225 @ 0xffffff1f │ │ │ │ │ - @ instruction: 0xa7fe6810 │ │ │ │ │ - stcls 12, cr0, [r1, #-468]! @ 0xfffffe2c │ │ │ │ │ - blne 11630f0 <__bss_end__@@Base+0xa65a40> │ │ │ │ │ - stclpl 13, cr0, [r2], #-468 @ 0xfffffe2c │ │ │ │ │ - strbge fp, [r9], #-3166 @ 0xfffff3a2 │ │ │ │ │ - stclle 6, cr15, [r9, #228] @ 0xe4 │ │ │ │ │ - ldrbvs pc, [ip, #-2578]! @ 0xfffff5ee @ │ │ │ │ │ - mvnsgt r1, r4, lsr sl │ │ │ │ │ - rsbsle sl, sp, #208, 24 @ 0xd000 │ │ │ │ │ - ldr r8, [sp], #2290 @ 0x8f2 │ │ │ │ │ - cmngt r0, #268435459 @ 0x10000003 │ │ │ │ │ - ldmibvc pc, {r2, r5, r6, r8, fp, ip, lr, pc} @ │ │ │ │ │ - ldrpl r7, [fp, #802] @ 0x322 │ │ │ │ │ - stmdane sp!, {r3, r6, r7, r8, r9, sl, ip, lr} │ │ │ │ │ - mcr2 13, 2, fp, cr0, cr7, {7} │ │ │ │ │ - svcmi 0x003329c8 │ │ │ │ │ - bllt ffa93400 <_edata@@Base+0xfd840400> │ │ │ │ │ - ldmdbgt r5, {r3, r5, r8, r9, ip, pc}^ │ │ │ │ │ - ldrtne sl, [r7], #1648 @ 0x670 │ │ │ │ │ - @ instruction: 0x5778dcb6 │ │ │ │ │ - rsbs r4, r0, #4 │ │ │ │ │ - strmi r1, [r9], -r7, lsr #30 │ │ │ │ │ - subshi r5, r6, #316 @ 0x13c │ │ │ │ │ - ldmdane r0, {r0, r2, r4, r5, r7, r8, fp, ip} │ │ │ │ │ - mvnmi r4, r3, ror #4 │ │ │ │ │ - ubfx sp, sl, #21, #22 │ │ │ │ │ - ldrtvc r3, [r2], #-2562 @ 0xfffff5fe │ │ │ │ │ - ldcleq 0, cr11, [sl], {170} @ 0xaa │ │ │ │ │ - sublt r6, r6, #91226112 @ 0x5700000 │ │ │ │ │ - blls ff151dac <_edata@@Base+0xfcefedac> │ │ │ │ │ - mvnle r0, pc, ror #25 │ │ │ │ │ - stc2l 5, cr15, [r0], {77} @ 0x4d │ │ │ │ │ - ldmdbcs r5!, {r1, r2, r4, r6, r7, r8, sl, fp, sp}^ │ │ │ │ │ - strcs lr, [r2, #508]! @ 0x1fc │ │ │ │ │ - sbcgt r3, r9, #14 │ │ │ │ │ - stmibhi sp!, {r2, r5, r6, r7, r9, sp, lr, pc}^ │ │ │ │ │ - ldrsbls fp, [r4], #243 @ 0xf3 │ │ │ │ │ - mrceq 13, 1, r3, cr4, cr12, {5} │ │ │ │ │ - addscs pc, lr, lr, lsr #6 │ │ │ │ │ - svcle 0x001ab18d │ │ │ │ │ - @ instruction: 0x77b882f8 │ │ │ │ │ - svccc 0x00bb1964 │ │ │ │ │ - @ instruction: 0xf8ddd923 │ │ │ │ │ - ldrble lr, [r4], #779 @ 0x30b │ │ │ │ │ - ldmibgt r0, {r0, r1, r2, r5, r8, r9, fp, pc} │ │ │ │ │ - bcc ff396e6c <_edata@@Base+0xfd143e6c> │ │ │ │ │ - strbmi sl, [r3, #859]! @ 0x35b │ │ │ │ │ - @ instruction: 0xf884334c │ │ │ │ │ - mcrr 15, 10, r0, r9, cr5 │ │ │ │ │ - mcrhi 13, 2, ip, cr12, cr13, {3} │ │ │ │ │ - stmdblt r7, {r1, r2, r4, r5, r6, r7, r9, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x566ebb9e │ │ │ │ │ - vldmiahi fp!, {s12-s69} │ │ │ │ │ - ldm sp, {r0, r1, r4, r7, fp, ip, lr} │ │ │ │ │ - rscscs lr, r4, pc, lsr #15 │ │ │ │ │ - ldrbtgt ip, [r4], r5, lsl #10 │ │ │ │ │ - blvc ffa50924 <_edata@@Base+0xfd7fd924> │ │ │ │ │ - mcrgt 14, 7, r2, cr6, cr4, {5} │ │ │ │ │ - cdplt 15, 12, cr1, cr9, cr0, {4} │ │ │ │ │ - strbls r0, [fp, -r8, lsl #7]! │ │ │ │ │ - stmdapl r6!, {r0, r1, r2, r5, r6, r8, sl, sp, lr, pc} │ │ │ │ │ - bicgt sp, sp, #1879048204 @ 0x7000000c │ │ │ │ │ - @ instruction: 0x11b8751c │ │ │ │ │ - bcs 366180 <__stack_chk_guard@@Base+0xd90b8> │ │ │ │ │ - cmncs fp, r7, asr #29 │ │ │ │ │ - @ instruction: 0xd65ffd76 │ │ │ │ │ - @ instruction: 0xf51c61b9 │ │ │ │ │ - vqrdmlah.s d24, d7, d3 │ │ │ │ │ - strbgt lr, [sl, #284]! @ 0x11c │ │ │ │ │ - ldrbteq r8, [lr], #-2948 @ 0xfffff47c │ │ │ │ │ - @ instruction: 0x2609d01a │ │ │ │ │ - bfigt r2, r5, (invalid: 10:9) │ │ │ │ │ - svcle 0x00ce11e8 │ │ │ │ │ - bls ff850318 <_edata@@Base+0xfd5fd318> │ │ │ │ │ - cmnhi pc, #3047424 @ 0x2e8000 │ │ │ │ │ - stmdblt r5!, {r7, r9, sl, fp, ip, sp}^ │ │ │ │ │ - beq 11cf5e0 <__bss_end__@@Base+0xad1f30> │ │ │ │ │ - add r1, r2, #214958080 @ 0xcd00000 │ │ │ │ │ - ldrne r2, [r3], #-2674 @ 0xfffff58e │ │ │ │ │ - ldrtpl lr, [r0], #522 @ 0x20a │ │ │ │ │ - ldrtne lr, [r6], #3702 @ 0xe76 │ │ │ │ │ - movwcc ip, #42165 @ 0xa4b5 │ │ │ │ │ - strtcs r9, [r3], -pc, ror #21 │ │ │ │ │ - teqne r4, r9 @ │ │ │ │ │ - @ instruction: 0xc32e887b │ │ │ │ │ - ldccs 8, cr3, [fp, #136] @ 0x88 │ │ │ │ │ - ldrtls sp, [r8], -r2, ror #10 │ │ │ │ │ - bleq ff27e82c <_edata@@Base+0xfd02b82c> │ │ │ │ │ - addspl r8, r4, sl, lsr #17 │ │ │ │ │ - subshi lr, sl, lr, lsl #27 │ │ │ │ │ - bge 25f7f14 <_edata@@Base+0x3a4f14> │ │ │ │ │ - stc2 6, cr10, [r3], #328 @ 0x148 │ │ │ │ │ - ldmdbhi r4!, {r2, r5, ip} │ │ │ │ │ - ldmdane r0, {r0, r1, r2, r3, r8, ip, sp, lr} │ │ │ │ │ - ldmibvc r2, {r0, r3, r5, r6, sl, fp, sp, pc}^ │ │ │ │ │ - ldcge 1, cr8, [pc], #692 @ 88eb98 <__bss_end__@@Base+0x1914e8> │ │ │ │ │ - svchi 0x00724878 │ │ │ │ │ - mvns r3, #77594624 @ 0x4a00000 │ │ │ │ │ - svcge 0x0023083f │ │ │ │ │ - @ instruction: 0xffe9f58f │ │ │ │ │ - stmdage r8, {r0, r1, r2, r8, ip, sp} │ │ │ │ │ - blpl fefa8688 <_edata@@Base+0xfcd55688> │ │ │ │ │ - strtpl r2, [r3], #3764 @ 0xeb4 │ │ │ │ │ - beq 122a958 <__bss_end__@@Base+0xb2d2a8> │ │ │ │ │ - stmdbls r2, {r1, r3, r7, r9, fp, sp}^ │ │ │ │ │ - stc 0, cr0, [sp, #724]! @ 0x2d4 │ │ │ │ │ - bvs fedf338c <_edata@@Base+0xfcba038c> │ │ │ │ │ - ldrhi r2, [r3, -fp, lsr #29] │ │ │ │ │ - bne ff12ef90 <_edata@@Base+0xfcedbf90> │ │ │ │ │ - strbge fp, [pc, #2520] @ 88f2f4 <__bss_end__@@Base+0x191c44> │ │ │ │ │ - strbtge r3, [pc], ip, lsl #5 │ │ │ │ │ - ldmibmi fp!, {r0, r3, r4, r5, r6, r8, r9, ip, pc} │ │ │ │ │ - blx 1ca7e24 <__bss_end__@@Base+0x15aa774> │ │ │ │ │ - @ instruction: 0xf478691e │ │ │ │ │ - ldccs 3, cr11, [r9], #148 @ 0x94 │ │ │ │ │ - ldcvc 12, cr1, [r0], {202} @ 0xca │ │ │ │ │ - cmncs r8, lr, lsr #14 │ │ │ │ │ - blne 2240b90 <__bss_end__@@Base+0x1b434e0> │ │ │ │ │ - @ instruction: 0xf7ad197a │ │ │ │ │ - blpl 16a6f0 │ │ │ │ │ - blle bc8bb0 <__bss_end__@@Base+0x4cb500> │ │ │ │ │ - strlt sl, [ip, #-766] @ 0xfffffd02 │ │ │ │ │ - ldmibpl r5!, {r0, r1, r3, r7, r9, fp, sp, lr, pc}^ │ │ │ │ │ - stmdbvc pc, {r0, r3, r4, r6, r9, sl, lr, pc}^ @ │ │ │ │ │ + svcls 0x00cb99f6 │ │ │ │ │ + rsbseq sl, r3, fp, lsr #11 │ │ │ │ │ + rsbshi sp, r8, pc, ror r2 │ │ │ │ │ + stmdavs r6!, {r0, r1, r2, r3, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcc 12, 9, cr12, cr14, cr7, {2} │ │ │ │ │ + andls r4, r9, #200, 20 @ 0xc8000 │ │ │ │ │ + @ instruction: 0xf55ea225 │ │ │ │ │ + rsbhi r5, r8, #-1342177279 @ 0xb0000001 │ │ │ │ │ + umlalgt sl, r8, r8, pc @ │ │ │ │ │ + cdppl 6, 15, cr2, cr14, cr9, {2} │ │ │ │ │ + @ instruction: 0x81821199 │ │ │ │ │ + @ instruction: 0x57391ada │ │ │ │ │ + vshl.s64 d13, d13, #28 │ │ │ │ │ + blne ffbac5d4 <_edata@@Base+0xfd9595d4> │ │ │ │ │ + bhi 1abbce8 <__bss_end__@@Base+0x13be638> │ │ │ │ │ + ldmgt r6!, {r0, r1, r6, r7, r8, lr}^ │ │ │ │ │ + strbtls r5, [r5], -r9, ror #24 │ │ │ │ │ + ldmdaeq fp, {r1, r3, r4, r5, r6, r8, sl, fp, ip, sp}^ │ │ │ │ │ + ssatne ip, #4, sl, asr #1 │ │ │ │ │ + ldrbvc sl, [pc, #2406]! @ 88e952 <__bss_end__@@Base+0x1912a2> │ │ │ │ │ + blcc feee15d8 <_edata@@Base+0xfcc8e5d8> │ │ │ │ │ + usatvs r4, #20, pc, lsl #25 @ │ │ │ │ │ + bvs 1967010 <__bss_end__@@Base+0x1269960> │ │ │ │ │ + stcpl 15, cr14, [r4, #-496]! @ 0xfffffe10 │ │ │ │ │ + @ instruction: 0xb3234739 │ │ │ │ │ + stchi 6, cr12, [sp], #496 @ 0x1f0 │ │ │ │ │ + addcs r1, fp, r8, lsr #15 │ │ │ │ │ + @ instruction: 0xd7123634 │ │ │ │ │ + strtcc r0, [fp], #1300 @ 0x514 │ │ │ │ │ + bge 17c2ba0 <__bss_end__@@Base+0x10c54f0> │ │ │ │ │ + adcsls r3, lr, #148, 8 @ 0x94000000 │ │ │ │ │ + sadd16vs sl, r9, r9 │ │ │ │ │ + b fe968bb4 <_edata@@Base+0xfc715bb4> │ │ │ │ │ + strvs pc, [fp], #-4002 @ 0xfffff05e │ │ │ │ │ + stcle 3, cr6, [r6, #-616]! @ 0xfffffd98 │ │ │ │ │ + cdpvs 14, 4, cr5, cr5, cr13, {6} │ │ │ │ │ + @ instruction: 0xb639a19f │ │ │ │ │ + @ instruction: 0x1dfb8b14 │ │ │ │ │ + cmnvs r4, pc, lsl #29 @ │ │ │ │ │ + stmgt r2, {r1, r2, r5, r7, r8, r9, sl, pc} │ │ │ │ │ + @ instruction: 0x77a9f930 │ │ │ │ │ + strdpl r6, [r8, #238]! @ 0xee │ │ │ │ │ + rsbsge r7, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + str r3, [r1, #-2800] @ 0xfffff510 │ │ │ │ │ + andvs r4, r3, #252, 8 @ 0xfc000000 │ │ │ │ │ + @ instruction: 0xfffa5abb │ │ │ │ │ + svcgt 0x00d456ca │ │ │ │ │ + stmdavs fp!, {r0, r2, r5, r6, r7, r9, sl, fp, ip, sp}^ │ │ │ │ │ + ldrvc ip, [r7, #-1655]! @ 0xfffff989 │ │ │ │ │ + ldrb r4, [lr], r2, lsr #31 │ │ │ │ │ + @ instruction: 0xf0732e3d │ │ │ │ │ + stmdbgt r3!, {r0, r4, r5, r8, r9, sp, lr, pc}^ │ │ │ │ │ + eorne ip, r8, r6, ror #7 │ │ │ │ │ + ldmibgt lr!, {r2, r8, r9, sl, pc}^ │ │ │ │ │ + submi r2, fp, r5, ror #17 │ │ │ │ │ + mcrle 7, 6, fp, cr5, cr10, {6} │ │ │ │ │ + movtcs r9, #10594 @ 0x2962 │ │ │ │ │ + strbge r9, [r6], #2166 @ 0x876 │ │ │ │ │ + ldmls r6!, {r0, r1, r2, r4, r5, r9, pc}^ │ │ │ │ │ + strbeq sl, [r4], #-3371 @ 0xfffff2d5 │ │ │ │ │ + stclls 15, cr10, [sl, #404]! @ 0x194 │ │ │ │ │ + stmibge pc!, {r1, r2, r8, r9, fp}^ @ │ │ │ │ │ + @ instruction: 0xffd36842 │ │ │ │ │ + stclle 3, cr13, [sl, #128] @ 0x80 │ │ │ │ │ + strtmi sl, [sl], #972 @ 0x3cc │ │ │ │ │ + ldcvs 15, cr1, [sp], #-388 @ 0xfffffe7c │ │ │ │ │ + bcc ef71fc <__bss_end__@@Base+0x7f9b4c> │ │ │ │ │ + subsle r6, r4, #8, 18 @ 0x20000 │ │ │ │ │ + stclt 0, cr15, [ip], {17} │ │ │ │ │ + svcgt 0x00013955 │ │ │ │ │ + teqmi ip, #-2147483630 @ 0x80000012 │ │ │ │ │ + blx 11826a4 <__bss_end__@@Base+0xa84ff4> │ │ │ │ │ + blhi 193ad24 <__bss_end__@@Base+0x123d674> │ │ │ │ │ + ldmdavc r0, {r1, r3, r4, r5, r6, r7, r8, r9, fp, lr, pc}^ │ │ │ │ │ + orrle r1, r3, #188, 6 @ 0xf0000002 │ │ │ │ │ + ldcllt 12, cr15, [r4], #200 @ 0xc8 │ │ │ │ │ + ldrne sp, [sp, #-1498]! @ 0xfffffa26 │ │ │ │ │ + adcge sl, r7, #3504 @ 0xdb0 │ │ │ │ │ + stmiami lr!, {r1, r2, r3, r4, r6, r9, sl, sp, lr, pc} │ │ │ │ │ + b 1ee630c <__bss_end__@@Base+0x17e8c5c> │ │ │ │ │ + ldmne sl!, {r1, r2, r3, r4, r7, r8, ip, sp, pc} │ │ │ │ │ + rsbsgt r1, fp, #905216 @ 0xdd000 │ │ │ │ │ + blne 65f688 <__stack_chk_guard@@Base+0x3d25c0> │ │ │ │ │ + ldclpl 4, cr10, [r5, #-648] @ 0xfffffd78 │ │ │ │ │ + bcc 32abe8 <__stack_chk_guard@@Base+0x9db20> │ │ │ │ │ + strbge sl, [r3, -r2, lsl #16] │ │ │ │ │ + strbne r8, [r4], #-2000 @ 0xfffff830 │ │ │ │ │ + @ instruction: 0xf879e887 │ │ │ │ │ + movtvs r1, #24770 @ 0x60c2 │ │ │ │ │ + @ instruction: 0x27ee0577 │ │ │ │ │ + stmibmi r4, {r0, r1, r2, r6, r7, sl, ip, lr}^ │ │ │ │ │ + stmiacs r2, {r1, r2, r4, r5, r6, r7, ip, sp, pc}^ │ │ │ │ │ + sbcscs ip, r2, fp, lsr sp │ │ │ │ │ + strbtne r3, [r4], sp, ror #18 │ │ │ │ │ + strt r9, [r4], #-1254 @ 0xfffffb1a │ │ │ │ │ + strbcc r9, [r6, r0, lsr #14] │ │ │ │ │ + ldmdbeq r1!, {r0, r2, r4, r5, r8, ip, sp} │ │ │ │ │ + bcc 169a410 <__bss_end__@@Base+0xf9cd60> │ │ │ │ │ + ldreq r4, [r5, #-1616]! @ 0xfffff9b0 │ │ │ │ │ + sbcpl pc, ip, sp, ror #10 │ │ │ │ │ + mrcpl 13, 7, APSR_nzcv, cr5, cr5, {7} │ │ │ │ │ + rsbscc r9, r7, #88, 4 @ 0x80000005 │ │ │ │ │ + stmdbgt r2, {r1, r2, r6, r8, sl, sp} │ │ │ │ │ + @ instruction: 0xa71e529c │ │ │ │ │ + mrcls 9, 0, APSR_nzcv, cr12, cr1, {1} @ │ │ │ │ │ + svcmi 0x00e92403 │ │ │ │ │ + stclvs 6, cr8, [r7, #-804] @ 0xfffffcdc │ │ │ │ │ + blmi fff85c80 <_edata@@Base+0xfdd32c80> │ │ │ │ │ + sbcvs sl, r6, r0, ror #16 │ │ │ │ │ + strls r2, [ip], r0, lsl #28 │ │ │ │ │ + strhhi r1, [lr], #-131 @ 0xffffff7d │ │ │ │ │ + cdpvs 4, 9, cr2, cr11, cr5, {0} │ │ │ │ │ + @ instruction: 0x463b551c │ │ │ │ │ + ldreq r5, [r6, #691]! @ 0x2b3 │ │ │ │ │ + ldrble r9, [r3], -r8, asr #18 │ │ │ │ │ + @ instruction: 0xf90486f0 │ │ │ │ │ + @ instruction: 0x77a62bf9 │ │ │ │ │ + @ instruction: 0x63b5dcd4 │ │ │ │ │ + bls ff35f6fc <_edata@@Base+0xfd10c6fc> │ │ │ │ │ + eorls r0, r6, r5, ror #31 │ │ │ │ │ + blle ff8dba58 <_edata@@Base+0xfd688a58> │ │ │ │ │ + adcscc r9, pc, #24, 18 @ 0x60000 │ │ │ │ │ + @ instruction: 0x775aab97 │ │ │ │ │ + ldrbpl r1, [r4, #-85] @ 0xffffffab │ │ │ │ │ + @ instruction: 0x81e3879a │ │ │ │ │ + ldmdals ip!, {r0, r3, r4, r6, r7, sl, sp, lr}^ │ │ │ │ │ + ldcpl 13, cr15, [r0], #696 @ 0x2b8 │ │ │ │ │ + bichi r7, r0, #60, 6 @ 0xf0000000 │ │ │ │ │ + svcle 0x0089cd1d │ │ │ │ │ + ldreq r7, [fp, #-4044] @ 0xfffff034 │ │ │ │ │ + svcgt 0x00298a50 │ │ │ │ │ + svccs 0x00b521bc │ │ │ │ │ + ldmibne r9, {r2, ip, lr} │ │ │ │ │ + svcle 0x00574f1a │ │ │ │ │ + stmdbvs r7, {r0, r2, r3, r4, r5, r7, r9, pc}^ │ │ │ │ │ + stccs 12, cr5, [sp], #-164 @ 0xffffff5c │ │ │ │ │ + strpl sp, [sl, #-2159] @ 0xfffff791 │ │ │ │ │ + cdple 15, 3, cr3, cr8, cr8, {2} │ │ │ │ │ + rscls r8, sl, #48, 30 @ 0xc0 │ │ │ │ │ + blx 1716a4a <__bss_end__@@Base+0x101939a> │ │ │ │ │ + andne r1, r0, r4, ror #1 │ │ │ │ │ + tstvs r9, r5, asr #4 │ │ │ │ │ + blls fffca708 <_edata@@Base+0xfdd77708> │ │ │ │ │ + ldclvc 14, cr0, [r4], {85} @ 0x55 │ │ │ │ │ + rscls r2, r4, r8, ror r1 │ │ │ │ │ + ldrhtlt r9, [r9], #32 │ │ │ │ │ + umullslt sp, r8, lr, sp │ │ │ │ │ + ldrble r3, [r4], #-3259 @ 0xfffff345 │ │ │ │ │ + stmibls r7, {r0, r2, r4, r5, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x1db51bce │ │ │ │ │ + ldclvc 13, cr11, [r8, #712] @ 0x2c8 │ │ │ │ │ + ldmdalt r1!, {r0, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + biccs r7, r4, r5, lsl #13 │ │ │ │ │ + ldrpl r6, [sp, -r7, asr #28] │ │ │ │ │ + rsbsge fp, r0, #-1828716544 @ 0x93000000 │ │ │ │ │ + mvnseq r9, #1073741850 @ 0x4000001a │ │ │ │ │ + cdp 14, 12, cr4, cr3, cr0, {0} │ │ │ │ │ + vnmlale.f64 d6, d28, d13 │ │ │ │ │ + strbge fp, [r8, #2218]! @ 0x8aa │ │ │ │ │ + mvncc ip, #595591168 @ 0x23800000 │ │ │ │ │ + cmnge r0, ip, lsr #11 │ │ │ │ │ + bllt 2647c30 <_edata@@Base+0x3f4c30> │ │ │ │ │ + str r4, [r9, #-2608]! @ 0xfffff5d0 │ │ │ │ │ + blx fffabe5e <_edata@@Base+0xfdd58e5e> │ │ │ │ │ + @ instruction: 0xff03ee46 │ │ │ │ │ + stclne 14, cr0, [r2, #532]! @ 0x214 │ │ │ │ │ + rsbscs sl, r6, #276 @ 0x114 │ │ │ │ │ + vldrmi.16 s2, [r0, #130] @ 0x82 @ │ │ │ │ │ + strblt r9, [r7], #-3604 @ 0xfffff1ec │ │ │ │ │ + strthi r1, [r7], -r8, lsl #31 │ │ │ │ │ + bmi 21abbcc <__bss_end__@@Base+0x1aae51c> │ │ │ │ │ + ldrbtpl r9, [ip], #-2983 @ 0xfffff459 │ │ │ │ │ + eorlt r7, r5, #144, 2 @ 0x24 │ │ │ │ │ + @ instruction: 0xd175609c │ │ │ │ │ + ldrhi r3, [r5, #906] @ 0x38a │ │ │ │ │ + bvs 267d664 <_edata@@Base+0x42a664> │ │ │ │ │ + cdpcc 13, 11, cr10, cr15, cr4, {2} │ │ │ │ │ + strbhi sp, [r5, #3216] @ 0xc90 │ │ │ │ │ + qdsubpl r8, fp, sl │ │ │ │ │ + ldr r3, [r7, -r8, asr #2] │ │ │ │ │ + mcr2 4, 4, fp, cr13, cr5, {2} │ │ │ │ │ + mcrge 8, 3, r4, cr5, cr4, {4} │ │ │ │ │ + svchi 0x004248b4 │ │ │ │ │ + blvs ffa2c26c <_edata@@Base+0xfd7d926c> │ │ │ │ │ + svcge 0x00e60192 │ │ │ │ │ + blcs 3ddb74 <__stack_chk_guard@@Base+0x150aac> │ │ │ │ │ + bls 1f4c208 <__bss_end__@@Base+0x184eb58> │ │ │ │ │ + stmdblt fp!, {r1, r2, r7, sl, fp, ip, pc}^ │ │ │ │ │ + stmdaeq r7!, {r0, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x91bdb8c8 │ │ │ │ │ + addgt r7, sl, #2080 @ 0x820 │ │ │ │ │ + cmnge pc, #2592 @ 0xa20 │ │ │ │ │ + strbls r0, [r5], #-1885 @ 0xfffff8a3 │ │ │ │ │ + ldrbls sp, [r6, #-3624]! @ 0xfffff1d8 │ │ │ │ │ + subshi r6, ip, #48, 22 @ 0xc000 │ │ │ │ │ + vldrle d30, [fp, #944] @ 0x3b0 │ │ │ │ │ + subgt pc, r5, #2113536 @ 0x204000 │ │ │ │ │ + svclt 0x007a7fd0 │ │ │ │ │ + @ instruction: 0xff7b4832 │ │ │ │ │ + cmpmi r4, r7, lsl #9 │ │ │ │ │ + ldrcs pc, [lr, lr, ror #2] │ │ │ │ │ + mrrcle 8, 10, pc, lr, cr3 @ │ │ │ │ │ + bgt ff28bce8 <_edata@@Base+0xfd038ce8> │ │ │ │ │ + strt r5, [lr], #-769 @ 0xfffffcff │ │ │ │ │ + usatle fp, #14, r4, asr #13 │ │ │ │ │ + strtcs ip, [r0], -r4, lsr #1 │ │ │ │ │ + strhi r1, [ip], -fp, lsl #27 │ │ │ │ │ + @ instruction: 0x53bb78d9 │ │ │ │ │ + bicge r9, r5, #240, 12 @ 0xf000000 │ │ │ │ │ + blvs fe8f4a0c <_edata@@Base+0xfc6a1a0c> │ │ │ │ │ + blvs 3fee38 <__stack_chk_guard@@Base+0x171d70> │ │ │ │ │ + stcge 5, cr7, [r1, #300] @ 0x12c │ │ │ │ │ + strlt r3, [r8], #-2388 @ 0xfffff6ac │ │ │ │ │ + bls 156ec28 <__bss_end__@@Base+0xe71578> │ │ │ │ │ + bls 1de7b94 <__bss_end__@@Base+0x16ea4e4> │ │ │ │ │ + mcrrmi 13, 2, r2, r1, cr5 │ │ │ │ │ + blvc 19d5f78 <__bss_end__@@Base+0x12d88c8> │ │ │ │ │ + svcvs 0x0096e83a │ │ │ │ │ + mrceq 15, 4, r8, cr0, cr4, {2} │ │ │ │ │ + svclt 0x00361596 │ │ │ │ │ + @ instruction: 0x368e21be │ │ │ │ │ + bmi 1b7b7c0 <__bss_end__@@Base+0x147e110> │ │ │ │ │ + svcne 0x0031119b │ │ │ │ │ + ldrtls r3, [sp], #3133 @ 0xc3d │ │ │ │ │ + strbvc r4, [r5], #2054 @ 0x806 │ │ │ │ │ + subscc r6, r4, #-1677721598 @ 0x9c000002 │ │ │ │ │ + ldmibmi r4, {r1, r2, r4, r5, r7, r8, r9, sl, sp, lr}^ │ │ │ │ │ + bicgt r7, sl, #4928 @ 0x1340 │ │ │ │ │ + ldmibcc r3!, {r0, r1, r2, r8, fp, sp, lr, pc} │ │ │ │ │ + blhi 15979c │ │ │ │ │ + mvnsne pc, lr, lsl r8 @ │ │ │ │ │ + ldmdble ip!, {r1, r3, r5, r7, sl, ip, lr}^ │ │ │ │ │ + adcshi r6, r5, #36, 10 @ 0x9000000 │ │ │ │ │ + svcls 0x00b580ce │ │ │ │ │ + stmib r9, {r0, r1, r2, r3, r4, r6, r7, r8, r9, ip, pc}^ │ │ │ │ │ + ldmcc r0, {r1, r2, r5, r8, r9, fp, ip, lr}^ │ │ │ │ │ + stmdavs r0, {r0, r3, r6, r7, lr}^ │ │ │ │ │ + ldmdblt r7!, {r0, r1, r4, r5, r8, ip, sp} │ │ │ │ │ + strmi r1, [r1], r2, asr #6 │ │ │ │ │ + ldrb r5, [ip, #585]! @ 0x249 │ │ │ │ │ + svccs 0x00de5017 │ │ │ │ │ + svccc 0x0019d196 │ │ │ │ │ + ldclcs 13, cr11, [r0, #-956]! @ 0xfffffc44 │ │ │ │ │ + bcs ff4ea4e0 <_edata@@Base+0xfd2974e0> │ │ │ │ │ + bvs 1ab2094 <__bss_end__@@Base+0x13b49e4> │ │ │ │ │ + strble pc, [r8], #3713 @ 0xe81 @ │ │ │ │ │ + stceq 5, cr8, [r3, #592] @ 0x250 │ │ │ │ │ + ldchi 6, cr12, [r3], #-700 @ 0xfffffd44 │ │ │ │ │ + ldmdblt r0!, {r2, r4, r5, r9, ip, pc}^ │ │ │ │ │ + bicscs sp, r1, sl, asr #4 │ │ │ │ │ + ldrmi r2, [fp, -fp, asr #23]! │ │ │ │ │ + ldcne 3, cr4, [r1], {126} @ 0x7e │ │ │ │ │ + ldclls 3, cr3, [sp], #-1008 @ 0xfffffc10 │ │ │ │ │ + bcc 63e2c8 <__stack_chk_guard@@Base+0x3b1200> │ │ │ │ │ + fstmiaxge r7!, {d13-d23} @ Deprecated │ │ │ │ │ + mcrpl 0, 7, sp, cr13, cr1, {6} │ │ │ │ │ + stmdbvc r8, {r0, r1, r2, r3, r6, fp, lr}^ │ │ │ │ │ + ldc2 5, cr14, [lr], #852 @ 0x354 │ │ │ │ │ + @ instruction: 0x16917d58 │ │ │ │ │ + strls r0, [r4, -r0, ror #3] │ │ │ │ │ + stmdbgt lr, {r0, r1, r5, r6, r9, ip, sp, lr} │ │ │ │ │ + ldmdagt r2!, {r0, r1, r7, r9, sl, ip, pc} │ │ │ │ │ + stcgt 4, cr6, [pc, #308] @ 88e4ec <__bss_end__@@Base+0x190e3c> │ │ │ │ │ + ldmdacc r6, {r0, r1, r3, r5, r6, r7, r8, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7b12e4c │ │ │ │ │ + stccc 4, cr10, [r5, #756] @ 0x2f4 │ │ │ │ │ + @ instruction: 0xf6c10dd1 │ │ │ │ │ + bgt fed1417c <_edata@@Base+0xfcac117c> │ │ │ │ │ + strtgt r2, [r7], #-839 @ 0xfffffcb9 │ │ │ │ │ + @ instruction: 0xb3bc362e │ │ │ │ │ + ldrbtcs r8, [r7], #2888 @ 0xb48 │ │ │ │ │ + svcvc 0x00f2ffdc │ │ │ │ │ + mvns sp, r3, ror #20 │ │ │ │ │ + tstge r2, r6, lsr sl │ │ │ │ │ + ldrle r3, [r7, sl, lsr #12] │ │ │ │ │ + blpl ff305be8 <_edata@@Base+0xfd0b2be8> │ │ │ │ │ + bfivs lr, r7, #9, #16 │ │ │ │ │ + rsble fp, r1, r7, asr #21 │ │ │ │ │ + blhi 1cfec90 <__bss_end__@@Base+0x16015e0> │ │ │ │ │ + stclge 3, cr2, [ip, #628]! @ 0x274 │ │ │ │ │ + ldrbeq sl, [r6, -lr, lsr #32] │ │ │ │ │ + adcge r0, fp, #204800 @ 0x32000 │ │ │ │ │ + cmncs r3, #836 @ 0x344 │ │ │ │ │ + strlt fp, [r1, r3, lsl #20]! │ │ │ │ │ + subge r7, fp, #1677721600 @ 0x64000000 │ │ │ │ │ + bllt fee59404 <_edata@@Base+0xfcc06404> │ │ │ │ │ + vstmiapl sl!, {s15-s130} │ │ │ │ │ + strd r1, [r6], r3 @ │ │ │ │ │ + blvs 1ecdda4 <__bss_end__@@Base+0x17d06f4> │ │ │ │ │ + ands fp, sp, #136, 8 @ 0x88000000 │ │ │ │ │ + svcgt 0x003cbab8 │ │ │ │ │ + ldrbvc r0, [r1, #2512] @ 0x9d0 │ │ │ │ │ + strbpl r5, [r1, #3306]! @ 0xcea │ │ │ │ │ + cdphi 8, 6, cr3, cr5, cr11, {4} │ │ │ │ │ + eorcc r1, lr, r4, ror pc │ │ │ │ │ + ldcvs 1, cr10, [ip], #-624 @ 0xfffffd90 │ │ │ │ │ + @ instruction: 0x51ac0334 │ │ │ │ │ + @ instruction: 0xf6aa7b7f │ │ │ │ │ + mlaseq r0, r6, r9, r6 │ │ │ │ │ + ldmdblt r9!, {r0, r6, r7, sl, fp, lr}^ │ │ │ │ │ + @ instruction: 0xf62cb012 │ │ │ │ │ + ldrb r1, [r9, #-3389] @ 0xfffff2c3 │ │ │ │ │ + @ instruction: 0x67a48bb1 │ │ │ │ │ + cdpcs 8, 14, cr3, cr3, cr15, {6} │ │ │ │ │ + ldrbtls r3, [lr], #596 @ 0x254 │ │ │ │ │ + strbhi r5, [sp], #-3474 @ 0xfffff26e │ │ │ │ │ + subslt r9, r3, #1081344 @ 0x108000 │ │ │ │ │ + stmibeq sp, {r2, r8, r9, fp, pc} │ │ │ │ │ + mvnseq r8, #52, 30 @ 0xd0 │ │ │ │ │ + stcllt 0, cr1, [fp, #-348] @ 0xfffffea4 │ │ │ │ │ + ldrvc r4, [r1, -r6, lsr #7]! │ │ │ │ │ + ldrbvc r9, [r6, #49]! @ 0x31 │ │ │ │ │ + @ instruction: 0x610337b0 │ │ │ │ │ + svcls 0x00751bab │ │ │ │ │ + bicgt lr, r2, r7, ror #23 │ │ │ │ │ + @ instruction: 0x119a96d1 │ │ │ │ │ + @ instruction: 0x66aa3e77 │ │ │ │ │ + blx ff02eaf2 <_edata@@Base+0xfcddbaf2> │ │ │ │ │ + bmi 1fb4870 <__bss_end__@@Base+0x18b71c0> │ │ │ │ │ + bhi ffbd10a0 <_edata@@Base+0xfd97e0a0> │ │ │ │ │ + bgt ff2cf89c <_edata@@Base+0xfd07c89c> │ │ │ │ │ + ldrbtne r6, [sp], r5, lsl #9 │ │ │ │ │ + teqvs pc, #188, 14 @ 0x2f00000 │ │ │ │ │ + ssatne lr, #28, r5, lsl #12 │ │ │ │ │ + @ instruction: 0xffa5b638 │ │ │ │ │ + bge ff5ec680 <_edata@@Base+0xfd399680> │ │ │ │ │ + mrceq 4, 0, fp, cr15, cr2, {5} │ │ │ │ │ + ldcleq 7, cr9, [pc, #-1008]! @ 88e0cc <__bss_end__@@Base+0x190a1c> │ │ │ │ │ + blcs 1de47cc <__bss_end__@@Base+0x16e711c> │ │ │ │ │ + strbcc r7, [sp, #1859] @ 0x743 │ │ │ │ │ + stcvc 5, cr7, [r2], {223} @ 0xdf │ │ │ │ │ + vmovpl.s8 sl, d22[2] │ │ │ │ │ + stmiami sl!, {r0, r1, r2, r5, r7, r9, sl, fp, ip, sp} │ │ │ │ │ + cdppl 4, 15, cr3, cr2, cr7, {4} │ │ │ │ │ + @ instruction: 0xa3a87a4a │ │ │ │ │ + bls af06c │ │ │ │ │ + mrcgt 6, 3, lr, cr0, cr12, {2} │ │ │ │ │ + ldrvs r1, [r9, r9, lsl #30] │ │ │ │ │ + stmpl lr, {r0, r2, r3, r5, r6, r8, sp, lr, pc} │ │ │ │ │ + cdphi 14, 13, cr6, cr3, cr10, {1} │ │ │ │ │ + bleq 23fbf18 <_edata@@Base+0x1a8f18> │ │ │ │ │ + ldmibls lr, {r0, r1, r2, r3, r5, r6, r7, r8, sl, ip, lr}^ │ │ │ │ │ + ldmdbpl r7!, {r2, r5, r8, sl, ip}^ │ │ │ │ │ + bne 441290 <__stack_chk_guard@@Base+0x1b41c8> │ │ │ │ │ + cdpls 15, 15, cr1, cr7, cr1, {2} │ │ │ │ │ + ldclle 0, cr3, [r9, #84]! @ 0x54 │ │ │ │ │ + eorgt r2, pc, fp, asr #18 │ │ │ │ │ + sbcsvs fp, pc, ip, lsr #21 │ │ │ │ │ + ldclls 13, cr11, [fp], {63} @ 0x3f │ │ │ │ │ + strmi r3, [fp], -r3, lsr #2 │ │ │ │ │ + vtbl.8 d25, {d19}, d21 │ │ │ │ │ + @ instruction: 0x4779bd50 │ │ │ │ │ + ldrhi r0, [r7], #-1077 @ 0xfffffbcb │ │ │ │ │ + @ instruction: 0x279d9db3 │ │ │ │ │ + cdpgt 7, 13, cr9, cr9, cr7, {5} │ │ │ │ │ + rsbsgt fp, r8, #436 @ 0x1b4 │ │ │ │ │ + bmi 1914e30 <__bss_end__@@Base+0x1217780> │ │ │ │ │ + ldcvs 14, cr9, [fp], #-328 @ 0xfffffeb8 │ │ │ │ │ + mcrrvc 12, 6, r8, r8, cr3 │ │ │ │ │ + ldrbtlt r6, [r6], #-2644 @ 0xfffff5ac │ │ │ │ │ + blne e6dff8 <__bss_end__@@Base+0x770948> │ │ │ │ │ + @ instruction: 0xeea3899a │ │ │ │ │ + ldrdcc r6, [r4, -pc] │ │ │ │ │ + @ instruction: 0xf0136553 │ │ │ │ │ + rscsge r9, r3, #7602176 @ 0x740000 │ │ │ │ │ + @ instruction: 0xb1227b6e │ │ │ │ │ + beq ffe45cd8 <_edata@@Base+0xfdbf2cd8> │ │ │ │ │ + @ instruction: 0x0647d672 │ │ │ │ │ + bl ff90eb5c <_edata@@Base+0xfd6bbb5c> │ │ │ │ │ + ldmdbge r6!, {r0, r1, r2, r7, r8, fp} │ │ │ │ │ + strmi r3, [r2, #1279] @ 0x4ff │ │ │ │ │ + ldmvs sp, {r0, r1, r4, r6, r8, r9, sl, sp, pc}^ │ │ │ │ │ + ldrtpl r7, [r3], #-738 @ 0xfffffd1e │ │ │ │ │ + ldrbteq r5, [ip], pc, asr #24 │ │ │ │ │ + stcllt 6, cr9, [r1, #276]! @ 0x114 │ │ │ │ │ + rscshi ip, lr, r6, lsr #5 │ │ │ │ │ + stclmi 8, cr5, [fp], #652 @ 0x28c │ │ │ │ │ + blvs 125a4d4 <__bss_end__@@Base+0xb5ce24> │ │ │ │ │ + stmibls r3, {r1, r2, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + ldmcs pc!, {r1, r2, r6, r8, r9, ip, sp, lr, pc} @ │ │ │ │ │ + stmibeq sp, {r2, r5, r6, r7, r8, r9, ip, lr, pc}^ │ │ │ │ │ + ldmcs fp, {r2, r3, r4, r5, ip, lr, pc} │ │ │ │ │ + @ instruction: 0xf4450be0 │ │ │ │ │ + blgt 227685c <_edata@@Base+0x2385c> │ │ │ │ │ + eorvc ip, sl, #1845493760 @ 0x6e000000 │ │ │ │ │ + stcpl 3, cr12, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ │ + bmi ff8ef080 <_edata@@Base+0xfd69c080> │ │ │ │ │ + ldmdbne fp, {r1, r2, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ │ + vrintm.f64 d0, d17 │ │ │ │ │ + @ instruction: 0xdc7f1b90 │ │ │ │ │ + subslt sl, r8, #144703488 @ 0x8a00000 │ │ │ │ │ + cdp 4, 2, cr0, cr1, cr3, {5} │ │ │ │ │ + stmdavs r6, {r0, r2, r3, r4, r6, r9, sl, ip, pc} │ │ │ │ │ + strtle fp, [ip], #-3761 @ 0xfffff14f │ │ │ │ │ + strle r4, [r4, #2826] @ 0xb0a │ │ │ │ │ + ldclt 1, cr6, [r3, #668] @ 0x29c │ │ │ │ │ + ldclle 5, cr8, [r3, #-204]! @ 0xffffff34 │ │ │ │ │ + vshl.u16 d25, d21, d21 │ │ │ │ │ + streq r7, [r4, #3881]! @ 0xf29 │ │ │ │ │ + rsccc lr, r5, r4, ror r1 │ │ │ │ │ + @ instruction: 0x312624b8 │ │ │ │ │ + strtvs r6, [r1], -r7, asr #32 │ │ │ │ │ + ldrbgt r2, [sp, #-3833]! @ 0xfffff107 │ │ │ │ │ + bvc 25d075c <_edata@@Base+0x37d75c> │ │ │ │ │ + bne 2579f48 <_edata@@Base+0x326f48> │ │ │ │ │ + svcge 0x0099e9fa │ │ │ │ │ + blgt 244a800 <_edata@@Base+0x1f7800> │ │ │ │ │ + ldrtpl r3, [r6], -r8, lsl #26 │ │ │ │ │ + str r8, [r3, #2348]! @ 0x92c │ │ │ │ │ + cmnls sp, sl, lsl #9 @ │ │ │ │ │ + strbne r0, [r0], #2021 @ 0x7e5 │ │ │ │ │ + stclge 15, cr12, [r4], {25} │ │ │ │ │ + addscc r8, sl, #860160 @ 0xd2000 │ │ │ │ │ + umaalvs r6, sl, r1, r4 │ │ │ │ │ + svcle 0x001ddf22 │ │ │ │ │ + adcsne fp, r3, #104, 8 @ 0x68000000 │ │ │ │ │ + orrhi r8, sp, fp, lsr r5 │ │ │ │ │ + ldccc 2, cr12, [r5, #568] @ 0x238 │ │ │ │ │ + stclcc 7, cr8, [lr, #-620]! @ 0xfffffd94 │ │ │ │ │ + adcscc r7, r3, #56098816 @ 0x3580000 │ │ │ │ │ + @ instruction: 0xb1bfc20a │ │ │ │ │ + ldmdane r7!, {r3, r4, r5, r6, r8, r9, sp, pc} │ │ │ │ │ + ldrbvs r0, [r7, #2579] @ 0xa13 │ │ │ │ │ + svcne 0x00fc78e5 │ │ │ │ │ + rorsle r1, r2, #22 │ │ │ │ │ + stclle 0, cr13, [r1], #-340 @ 0xfffffeac │ │ │ │ │ + andls r0, r8, #12451840 @ 0xbe0000 │ │ │ │ │ + cdpcc 3, 8, cr1, cr6, cr0, {7} │ │ │ │ │ + stclls 3, cr8, [ip, #-204] @ 0xffffff34 │ │ │ │ │ + ldceq 13, cr7, [sp], #988 @ 0x3dc │ │ │ │ │ + bicgt fp, r7, r9, lsr #1 │ │ │ │ │ + blls fed7bafc <_edata@@Base+0xfcb28afc> │ │ │ │ │ + blx ff5cc666 <_edata@@Base+0xfd379666> │ │ │ │ │ + cmpgt r9, #266240 @ 0x41000 │ │ │ │ │ + cmplt ip, r6, ror #18 │ │ │ │ │ + stclle 13, cr0, [r2, #-908] @ 0xfffffc74 │ │ │ │ │ + @ instruction: 0xf537cd71 │ │ │ │ │ + @ instruction: 0x832bd894 │ │ │ │ │ + @ instruction: 0xf1f10fd0 │ │ │ │ │ + @ instruction: 0x0619881c │ │ │ │ │ + ldrne r1, [sp], #-3230 @ 0xfffff362 │ │ │ │ │ + bvs fde740 <__bss_end__@@Base+0x8e1090> │ │ │ │ │ + strvs r4, [r2, #-651] @ 0xfffffd75 │ │ │ │ │ + @ instruction: 0xe61b5676 │ │ │ │ │ + stmdale r1!, {r1, r3, r4, r7, r8, r9, sl, ip, pc}^ │ │ │ │ │ + @ instruction: 0xf92283aa │ │ │ │ │ + cmpge sl, #208896 @ 0x33000 │ │ │ │ │ + cdppl 3, 4, cr3, cr1, cr15, {0} │ │ │ │ │ + strbpl ip, [r6, fp, asr #3] │ │ │ │ │ + strle sp, [lr, -r4, lsl #2] │ │ │ │ │ + ldmcc r2!, {r1, r2, r5, r7, lr} │ │ │ │ │ + svclt 0x00e9bc59 │ │ │ │ │ + cdpcs 8, 6, cr12, cr3, cr1, {0} │ │ │ │ │ + strbne r0, [r3, #950] @ 0x3b6 │ │ │ │ │ + ldcl 14, cr0, [r7, #-916]! @ 0xfffffc6c │ │ │ │ │ + stmdbvc sp, {r3, r5, r6, r7, r8, r9, sp, pc} │ │ │ │ │ + mcrle 7, 7, pc, cr12, cr12, {7} @ │ │ │ │ │ + blcs ff88e6b0 <_edata@@Base+0xfd63b6b0> │ │ │ │ │ + cdpne 4, 2, cr10, cr9, cr2, {7} │ │ │ │ │ + bpl fea5f0a8 <_edata@@Base+0xfc80c0a8> │ │ │ │ │ + ldrcc r5, [r4, #-2824]! @ 0xfffff4f8 │ │ │ │ │ + cmpeq pc, #1073741824 @ 0x40000000 │ │ │ │ │ + mrcle 0, 6, fp, cr15, cr1, {5} │ │ │ │ │ + stmibcs lr!, {r2, r3, r7, r9, ip, sp}^ │ │ │ │ │ + blle 14a911c <__bss_end__@@Base+0xdaba6c> │ │ │ │ │ + adcvs lr, sl, #1568 @ 0x620 │ │ │ │ │ + @ instruction: 0xe7c3b4f9 │ │ │ │ │ + stchi 8, cr3, [pc, #952]! @ 88eaa4 <__bss_end__@@Base+0x1913f4> │ │ │ │ │ + strvs r1, [r6, #-3020] @ 0xfffff434 │ │ │ │ │ + b ff9385d0 <_edata@@Base+0xfd6e55d0> │ │ │ │ │ + stmdavs r9!, {r0, r4, r5, r6, r7, r9, sl, fp, ip, pc}^ │ │ │ │ │ + @ instruction: 0x2615431f │ │ │ │ │ + svcle 0x00121676 │ │ │ │ │ + svccc 0x00e1b454 │ │ │ │ │ + cdpeq 5, 9, cr10, cr11, cr11, {2} │ │ │ │ │ + ldcleq 15, cr2, [lr, #16] │ │ │ │ │ + stmle r1, {r0, r2, r3, r7, r9, sl, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf9b7575c │ │ │ │ │ + vldmiage fp, {s27-s183} │ │ │ │ │ + strge ip, [lr, #2966] @ 0xb96 │ │ │ │ │ + @ instruction: 0xfea41b47 │ │ │ │ │ + rscmi r6, r5, #373293056 @ 0x16400000 │ │ │ │ │ + stmdahi sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, ip, pc} │ │ │ │ │ + stmdapl lr!, {r0, r1, r3, r5, sl, fp, ip, lr, pc}^ │ │ │ │ │ + vfmsvs.f16 s6, s0, s9 @ │ │ │ │ │ + mrcge 14, 0, r4, cr5, cr6, {2} │ │ │ │ │ + cmnhi r5, r5, asr r0 │ │ │ │ │ + stmibvc r4, {r2, r3, r4, r5, r7, r9, fp, pc} │ │ │ │ │ + bcc 200480 │ │ │ │ │ + ldrvs r5, [r2], #-2566 @ 0xfffff5fa │ │ │ │ │ + stmdals r9!, {r1, r3, r4, r6, ip, lr} │ │ │ │ │ + svcge 0x00395ea3 │ │ │ │ │ + cmneq r6, #5696 @ 0x1640 │ │ │ │ │ + andgt lr, r7, r5, ror r5 │ │ │ │ │ + ldrbls r9, [fp], #253 @ 0xfd │ │ │ │ │ + ldrble fp, [r6, -r3, lsr #7] │ │ │ │ │ + stc2l 10, cr5, [fp, #-540]! @ 0xfffffde4 @ │ │ │ │ │ + ldrtlt r1, [fp], #2041 @ 0x7f9 │ │ │ │ │ + rsbseq fp, r9, r2, lsr r4 │ │ │ │ │ + @ instruction: 0xf15c7f42 │ │ │ │ │ + sbcge r8, r5, #13434880 @ 0xcd0000 │ │ │ │ │ + stmdale sl, {r3, r4, r9, sl, ip, sp, pc} │ │ │ │ │ + tstmi r5, #240, 24 @ 0xf000 │ │ │ │ │ + @ instruction: 0xf4b207da │ │ │ │ │ + strtpl r8, [r2], #-2005 @ 0xfffff82b │ │ │ │ │ + bllt e319f0 <__bss_end__@@Base+0x734340> │ │ │ │ │ + ssatvc r1, #32, sl, asr #2 │ │ │ │ │ + eorne pc, sl, #21757952 @ 0x14c0000 │ │ │ │ │ + mcrpl 3, 1, r8, cr4, cr13, {3} │ │ │ │ │ + strvs r5, [r3, #3691]! @ 0xe6b │ │ │ │ │ + stmiacc r0!, {r0, r4, r7, r8, r9, fp, sp} │ │ │ │ │ + ldm r2!, {r0, r5, r6, r7, sl, ip, sp, lr} │ │ │ │ │ + mvnsge r8, #8192000 @ 0x7d0000 │ │ │ │ │ + @ instruction: 0x816a9b9e │ │ │ │ │ + ldrbge r1, [ip], #-1671 @ 0xfffff979 │ │ │ │ │ + stcls 15, cr13, [lr], {144} @ 0x90 │ │ │ │ │ + addscs sp, pc, #15663104 @ 0xef0000 │ │ │ │ │ + cmpeq r2, r5, asr #26 │ │ │ │ │ + ldrshne r5, [r4, #79] @ 0x4f │ │ │ │ │ + vfmsgt.f32 s11, s22, s22 │ │ │ │ │ + mrcle 12, 5, r8, cr13, cr8, {2} │ │ │ │ │ + bls 29dae4 <__stack_chk_guard@@Base+0x10a1c> │ │ │ │ │ + svcle 0x007f3a14 │ │ │ │ │ + ldrbthi r4, [r6], #-3188 @ 0xfffff38c │ │ │ │ │ + mcrle 2, 2, pc, cr7, cr13, {0} @ │ │ │ │ │ + bcc ae4c18 <__bss_end__@@Base+0x3e7568> │ │ │ │ │ + stchi 2, cr10, [r0, #860]! @ 0x35c │ │ │ │ │ + ldrpl sl, [lr, #-94] @ 0xffffffa2 │ │ │ │ │ + ldrdcs r7, [r1, -r3]! │ │ │ │ │ + stclne 1, cr12, [ip], #-124 @ 0xffffff84 │ │ │ │ │ + sbcsle sl, r2, r4, lsl #5 │ │ │ │ │ + ldrcs r7, [ip], r2, lsl #20 │ │ │ │ │ + bcs 14a8dbc <__bss_end__@@Base+0xdab70c> │ │ │ │ │ + ldmdbvc r8!, {r1, r4, r5, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ │ + ldrbmi r9, [ip, #1222]! @ 0x4c6 │ │ │ │ │ + bmi 19329d4 <__bss_end__@@Base+0x1235324> │ │ │ │ │ + ldcpl 14, cr5, [ip], {219} @ 0xdb │ │ │ │ │ + ldrb lr, [r4, #466] @ 0x1d2 │ │ │ │ │ + ldrble r0, [fp], r2, asr #8 │ │ │ │ │ + ldrcc r6, [r2], #-3505 @ 0xfffff24f │ │ │ │ │ + mvncs r8, r2, lsl #5 │ │ │ │ │ + ldmiblt fp, {r1, r3, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ + @ instruction: 0x17f3421d │ │ │ │ │ + strdeq r9, [pc], ip @ │ │ │ │ │ + smlalbbne ip, r9, r4, sp │ │ │ │ │ + ldrshtcs r5, [r5], r2 │ │ │ │ │ + strvs r1, [r1, #-1091] @ 0xfffffbbd │ │ │ │ │ + svcvs 0x00a11e81 │ │ │ │ │ + strge r2, [lr, #995]! @ 0x3e3 │ │ │ │ │ + stclvs 4, cr10, [r4], {136} @ 0x88 │ │ │ │ │ + @ instruction: 0xf57bccc8 │ │ │ │ │ + mrcge 13, 0, fp, cr7, cr2, {5} │ │ │ │ │ + svcvs 0x00058949 │ │ │ │ │ + stmdami fp, {r0, r5, r6, r7, r9, sl, fp, lr, pc} │ │ │ │ │ + ldrtlt r2, [r8], -lr, asr #27 │ │ │ │ │ + @ instruction: 0xf5e59cbb │ │ │ │ │ + vmovvs.8 d7[2], fp │ │ │ │ │ + @ instruction: 0x4e798a90 │ │ │ │ │ + cdpcs 3, 10, cr13, cr5, cr11, {6} │ │ │ │ │ + stmibcs lr!, {r2, r3, r4, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ │ + svccc 0x00d00063 │ │ │ │ │ + cmnge pc, r9, asr r6 @ │ │ │ │ │ + ldmgt ip, {r1, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr}^ │ │ │ │ │ + strbeq r5, [sl, #-797] @ 0xfffffce3 │ │ │ │ │ + mvnpl r3, #314572800 @ 0x12c00000 │ │ │ │ │ + @ instruction: 0xa6b1f137 │ │ │ │ │ + svchi 0x00393874 │ │ │ │ │ + strbne pc, [r4, #1203] @ 0x4b3 @ │ │ │ │ │ + vabdl.u32 q10, d6, d25 │ │ │ │ │ + blpl 7aeb9c <__bss_end__@@Base+0xb14ec> │ │ │ │ │ + blmi a37b74 <__bss_end__@@Base+0x33a4c4> │ │ │ │ │ + stmlt fp, {r0, r2, r4, r7, r8, sl, fp, ip, lr} │ │ │ │ │ + ldmdbeq r7!, {r0, r2, r3, r4, r7, r9, sl, ip} │ │ │ │ │ + svcne 0x00d7e279 │ │ │ │ │ + cdpgt 8, 9, cr7, cr0, cr10, {1} │ │ │ │ │ + rscspl ip, r8, r3, lsl #14 │ │ │ │ │ + @ instruction: 0xf11ec3c9 │ │ │ │ │ + @ instruction: 0xf8b7e1ac │ │ │ │ │ + ldreq sp, [r0, r8, ror #31]! │ │ │ │ │ + ldrbvs sp, [sp, #-1694] @ 0xfffff962 │ │ │ │ │ + blvs ffbe6b38 <_edata@@Base+0xfd993b38> │ │ │ │ │ + blvc 20d3384 <__bss_end__@@Base+0x19d5cd4> │ │ │ │ │ + bmi 120a7c4 <__bss_end__@@Base+0xb0d114> │ │ │ │ │ + ldcpl 7, cr6, [r6], {171} @ 0xab │ │ │ │ │ + cmnpl r1, #2176 @ 0x880 │ │ │ │ │ + @ instruction: 0x46179df6 │ │ │ │ │ + stmibhi lr, {r0, r1, r2, r5, r7, fp, lr, pc}^ │ │ │ │ │ + ldrbvs r1, [r1, sl, asr #19] │ │ │ │ │ + blle 1684a0c <__bss_end__@@Base+0xf8735c> │ │ │ │ │ + strbtle r4, [r3], r2, lsl #2 │ │ │ │ │ + vld1.32 {d7[]}, [pc :32], r1 │ │ │ │ │ + blx 195cc42 <__bss_end__@@Base+0x125f592> │ │ │ │ │ + strvs r0, [sp, -r5, ror #10] │ │ │ │ │ + svclt 0x005289c5 │ │ │ │ │ + ldc2l 2, cr5, [r5, #704]! @ 0x2c0 │ │ │ │ │ + stmibne sp!, {r0, r2, r4, r5, r6, ip} │ │ │ │ │ + stclcs 15, cr15, [r5, #-852]! @ 0xfffffcac │ │ │ │ │ + ldmdahi pc, {r0, r1, r2, r3, r4, r7, r9, fp, pc}^ @ │ │ │ │ │ + mvnsvc pc, #35584 @ 0x8b00 │ │ │ │ │ + sbcseq r6, r2, #13500416 @ 0xce0000 │ │ │ │ │ + stclls 4, cr11, [r0, #800]! @ 0x320 │ │ │ │ │ + ldrmi pc, [r4, #-3688]! @ 0xfffff198 │ │ │ │ │ + strbcs r2, [r0], #3809 @ 0xee1 │ │ │ │ │ + vstrcs d26, [r1, #764] @ 0x2fc │ │ │ │ │ + ldrbtge r0, [lr], -sl, lsr #18 │ │ │ │ │ + orrsge r8, r5, #-2147483589 @ 0x8000003b │ │ │ │ │ + strthi sl, [r4], r7, ror #11 │ │ │ │ │ + bvc 13bb364 <__bss_end__@@Base+0xcbdcb4> │ │ │ │ │ + orreq r5, r2, #204, 8 @ 0xcc000000 │ │ │ │ │ + ldrvc r4, [r7, r9, ror #21] │ │ │ │ │ + rscvc r4, r1, #44, 10 @ 0xb000000 │ │ │ │ │ + svcle 0x00734b06 │ │ │ │ │ + orrsls lr, r0, #1073741851 @ 0x4000001b │ │ │ │ │ + svceq 0x00119746 │ │ │ │ │ + ldchi 6, cr14, [sp], #-176 @ 0xffffff50 │ │ │ │ │ + ldr r9, [r2, #3931] @ 0xf5b │ │ │ │ │ + ldreq r4, [r3, r0, ror #22]! │ │ │ │ │ + adccc r9, r4, #-1442840576 @ 0xaa000000 │ │ │ │ │ + @ instruction: 0xcc7f6a9b │ │ │ │ │ + rsbsle r8, fp, fp, lsr #10 │ │ │ │ │ + @ instruction: 0xc3ae6ed1 │ │ │ │ │ + @ instruction: 0x409971b6 │ │ │ │ │ + @ instruction: 0xf21abe7b │ │ │ │ │ + addsle r4, r6, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ │ - strbpl r5, [r5], #-884 @ 0xfffffc8c │ │ │ │ │ - stmdacs r1, {r3, r8, sl, pc} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + orrspl r3, ip, r3, asr #20 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ │ - bvs 212a62c <__bss_end__@@Base+0x1a2cf7c> │ │ │ │ │ + bvs 212a634 <__bss_end__@@Base+0x1a2cf84> │ │ │ │ │ rsbvc r7, sp, r4, ror #10 │ │ │ │ │ - stclvs 3, cr6, [pc, #-496]! @ 88e788 <__bss_end__@@Base+0x1910d8> │ │ │ │ │ + stclvs 3, cr6, [pc, #-496]! @ 88e790 <__bss_end__@@Base+0x1910e0> │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ rsbscs r2, r6, r0, lsr #26 │ │ │ │ │ strbtvs r6, [sl], #-623 @ 0xfffffd91 │ │ │ │ │ - svcvs 0x00706d75 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ - stclvs 3, cr6, [pc, #-496]! @ 88e7a0 <__bss_end__@@Base+0x1910f0> │ │ │ │ │ + blvs 24a9f64 <_edata@@Base+0x256f64> │ │ │ │ │ + strbvc r7, [pc, #-615]! @ 88e72d <__bss_end__@@Base+0x19107d> │ │ │ │ │ + stclvs 3, cr6, [pc, #-496]! @ 88e7a8 <__bss_end__@@Base+0x1910f8> │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ rsbscs r2, r6, r0, lsr #26 │ │ │ │ │ strbtvs r6, [sl], #-623 @ 0xfffffd91 │ │ │ │ │ - ldmdbvs r0!, {r0, r2, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 13, cr6, [r0, #-468]! @ 0xfffffe2c │ │ │ │ │ + streq r0, [pc, #-2354] @ 88e07a <__bss_end__@@Base+0x1909ca> │ │ │ │ │ stmdbvs ip!, {r3, r5, r9, fp, ip, sp}^ │ │ │ │ │ stmdacs r0!, {r0, r1, r4, r5, r6, ip, sp, lr} │ │ │ │ │ cmnvc r4, r3, ror r5 │ │ │ │ │ - bcc 22eb634 <_edata@@Base+0x98634> │ │ │ │ │ + bcc 22eb63c <_edata@@Base+0x9863c> │ │ │ │ │ ldrbvs r2, [r2, #-2618]! @ 0xfffff5c6 │ │ │ │ │ stmdbvs ip!, {r0, r5, r6, sl, sp, lr}^ │ │ │ │ │ eorvc r6, sp, lr, ror #10 │ │ │ │ │ stmdbvs r6!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ eorcs r2, r0, #120, 20 @ 0x78000 │ │ │ │ │ ldmdbmi r8, {r0, r2, r3, r6, r8, lr}^ │ │ │ │ │ - bcc 171ef04 <__bss_end__@@Base+0x1021854> │ │ │ │ │ + bcc 171ef0c <__bss_end__@@Base+0x102185c> │ │ │ │ │ stmdacs r9!, {r2, r5, r9, sp} │ │ │ │ │ cmnvc r4, r3, ror r5 │ │ │ │ │ stmdavc r1!, {r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - bcc 20e9f84 <__bss_end__@@Base+0x19ec8d4> │ │ │ │ │ + bcc 20e9f8c <__bss_end__@@Base+0x19ec8dc> │ │ │ │ │ cmnvs sp, sl, lsr sl │ │ │ │ │ smcvs 54936 @ 0xd698 │ │ │ │ │ cmnvs r4, sp, lsr #6 │ │ │ │ │ strbtvs r7, [r5], #-1138 @ 0xfffffb8e │ │ │ │ │ stmdbvs lr!, {r1, r3, r5, sp}^ │ │ │ │ │ cmnvs sp, ip, rrx │ │ │ │ │ smcvs 54936 @ 0xd698 │ │ │ │ │ vstmdbvs sl!, {s6-s63} │ │ │ │ │ stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ cdpvs 13, 6, cr2, cr9, cr1, {3} │ │ │ │ │ ldclcs 5, cr6, [r8, #-400]! @ 0xfffffe70 │ │ │ │ │ - bcs 2528fa0 <_edata@@Base+0x2d5fa0> │ │ │ │ │ - strvc r2, [pc, #-544]! @ 88e7f4 <__bss_end__@@Base+0x191144> │ │ │ │ │ + bcs 2528fa8 <_edata@@Base+0x2d5fa8> │ │ │ │ │ + strvc r2, [pc, #-544]! @ 88e7fc <__bss_end__@@Base+0x19114c> │ │ │ │ │ @ instruction: 0x732f7273 │ │ │ │ │ ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ cmnvs pc, #788529152 @ 0x2f000000 │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ svccs 0x00616d69 │ │ │ │ │ svcvs 0x00666e69 │ │ │ │ │ @ instruction: 0x73282922 │ │ │ │ │ teqvc sl, #430080 @ 0x69000 │ │ │ │ │ stclcs 6, cr7, [r5, #-388]! @ 0xfffffe7c │ │ │ │ │ ldrbtvc r7, [r3], #-2419 @ 0xfffff68d │ │ │ │ │ eorcs r6, r0, #6464 @ 0x1940 │ │ │ │ │ rsbcs r6, pc, #408 @ 0x198 │ │ │ │ │ - rsbscs r2, r2, r9, lsr #18 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + strbvc r2, [r1, #-2345]! @ 0xfffff6d7 │ │ │ │ │ + cmpvs pc, r3, ror r3 @ │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ ... │ │ │ │ │ andeq r6, r0, r5, lsr #18 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ ... │ │ │ │ │ subcs r4, ip, r7, asr #6 │ │ │ │ │ @@ -391750,18 +391263,16 @@ │ │ │ │ │ strtpl r6, [r0], -r1, ror #14 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ subscc r6, pc, #1776 @ 0x6f0 │ │ │ │ │ cmpcc pc, pc, asr r6 @ │ │ │ │ │ ldrbvs r7, [r2, #-53]! @ 0xffffffcb │ │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ │ ... │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ - cdpvs 12, 6, cr6, cr1, cr4, {3} │ │ │ │ │ - rsceq r6, r3, r7, ror #10 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ cdpvs 12, 2, cr6, cr15, cr3, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ @@ -392225,25 +391736,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svceq 0x0045544f │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, lr, r8, lsr #26 │ │ │ │ │ - adcseq lr, r4, r0, lsl #11 │ │ │ │ │ - adceq r2, lr, r8, lsl #17 │ │ │ │ │ + umlalseq lr, r4, r0, r5 │ │ │ │ │ + umlaleq r2, lr, r8, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq fp, r6, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [ip], r0 @ │ │ │ │ │ + adceq r2, ip, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -392259,15 +391770,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r5, r1, r8, asr ip │ │ │ │ │ + umlalseq r5, r1, r8, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, lr, r8, asr #2 │ │ │ │ │ @@ -392289,28 +391800,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq r6, r8, lsl #18 │ │ │ │ │ + tsteq r6, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, lr, r0, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq r7, r8, ror #7 │ │ │ │ │ + @ instruction: 0x011723f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r8, [lr], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -392321,15 +391832,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [lr], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r1, r0, lsr #22 │ │ │ │ │ + adcseq lr, r1, r0, lsr fp │ │ │ │ │ adceq r9, lr, r0, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -392345,15 +391856,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, lr, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r2, lr, r0, ror #18 │ │ │ │ │ + adceq r2, lr, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -392440,21 +391951,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r5, r2, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r7, sp, r0, lsl lr │ │ │ │ │ + adceq r7, sp, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r7, [ip, -r0] │ │ │ │ │ + ldrdeq r7, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -392464,15 +391975,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlalseq r2, r5, r0, r2 │ │ │ │ │ + adcseq r2, r5, r0, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cdpmi 4, 4, cr5, cr1, cr3, {2} │ │ │ │ │ @@ -393035,15 +392546,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sp, r4, r0, asr #5 │ │ │ │ │ + adcseq sp, r4, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -400167,15 +399678,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ ldrhteq r7, [pc], r0 │ │ │ │ │ ldrdeq r6, [r3], #120 @ 0x78 │ │ │ │ │ addeq sp, r1, r0, lsr #17 │ │ │ │ │ @ instruction: 0x00803eb8 │ │ │ │ │ adcseq sp, r7, r0, lsr #15 │ │ │ │ │ ldrdeq sp, [r1], r8 │ │ │ │ │ - sbceq r0, r3, r0, ror r1 │ │ │ │ │ + smulleq r0, r3, r8, r1 │ │ │ │ │ adcseq r7, pc, r0, ror #13 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ ldrshteq r7, [pc], r8 │ │ │ │ │ adcseq r7, pc, r0, lsl r7 @ │ │ │ │ │ adcseq r7, pc, r8, lsr #14 │ │ │ │ │ adcseq r7, pc, r0, asr #14 │ │ │ │ │ adcseq sp, r7, r8, ror #18 │ │ │ │ │ @@ -400257,15 +399768,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsl #10 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ sbceq sl, r3, r8, lsl #25 │ │ │ │ │ adcseq sl, pc, r8, ror r3 @ │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ strdeq r7, [r1], r0 │ │ │ │ │ adcseq r7, pc, r8, asr r4 @ │ │ │ │ │ addeq r4, r9, r1, asr r3 │ │ │ │ │ addeq r4, r9, r9, lsl #3 │ │ │ │ │ @@ -402724,16 +402235,16 @@ │ │ │ │ │ rsbseq r4, lr, r5, asr #6 │ │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ cmnvs r8, pc, lsr #6 │ │ │ │ │ bvc 14731c8 <__bss_end__@@Base+0xd75b18> │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ svccs 0x006f666e │ │ │ │ │ svccs 0x00637445 │ │ │ │ │ - blcs 1dad12c <__bss_end__@@Base+0x16afa7c> │ │ │ │ │ - andeq r3, r0, r1, lsr r2 │ │ │ │ │ + ldclcs 13, cr4, [r4, #-284] @ 0xfffffee4 │ │ │ │ │ + andeq r3, r0, r1, lsr r4 │ │ │ │ │ subeq r4, r4, r0, asr r1 │ │ │ │ │ rsbseq r2, pc, r8, lsr #29 │ │ │ │ │ ldclcs 1, cr4, [r8, #-308] @ 0xfffffecc │ │ │ │ │ svcmi 0x004c4642 │ │ │ │ │ stcmi 4, cr5, [sp], #-260 @ 0xfffffefc │ │ │ │ │ eorseq r4, r2, pc, asr #14 │ │ │ │ │ subspl r5, r4, #4521984 @ 0x450000 │ │ │ │ │ @@ -402803,24 +402314,24 @@ │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ stmdbvs pc!, {r0, r2, r3, r5, ip, sp, lr}^ @ │ │ │ │ │ stmdbvs r0!, {r1, r2, r3, r5, r6, sl, ip, sp, lr} │ │ │ │ │ cdpvs 6, 6, cr6, cr9, cr14, {3} │ │ │ │ │ cdpcs 4, 7, cr7, cr9, cr9, {3} │ │ │ │ │ movwne r2, #5502 @ 0x157e │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ - @ instruction: 0xffff5740 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ + andeq ip, r0, r0, ror #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - eorseq r3, r2, sp, lsr #2 │ │ │ │ │ - eorscc r2, r1, #60, 26 @ 0xf00 │ │ │ │ │ - eorseq r3, r2, lr, lsr r1 │ │ │ │ │ - andeq r9, r1, fp, lsl sl │ │ │ │ │ + eorseq r3, r4, fp, lsr #2 │ │ │ │ │ + ldrtcc r2, [r1], #-2876 @ 0xfffff4c4 │ │ │ │ │ + ldrtcc r2, [r1], #-3390 @ 0xfffff2c2 │ │ │ │ │ + andeq r9, r1, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ - eorseq r3, r2, sp, lsr #2 │ │ │ │ │ + eorseq r3, r4, fp, lsr #2 │ │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ │ rsbeq r7, r3, r3, ror r2 │ │ │ │ │ rsbseq r6, lr, r0, asr r9 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ @@ -412535,17 +412046,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcvs 0x00747561 │ │ │ │ │ strbtvs r6, [lr], -r3, ror #30 │ │ │ │ │ rsbvc r7, r1, #47185920 @ 0x2d00000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ stcvs 3, cr7, [lr], #-404 @ 0xfffffe6c │ │ │ │ │ rsbseq r7, r0, r9, ror #6 │ │ │ │ │ - b ffe26820 <_edata@@Base+0xfdbd3820> │ │ │ │ │ + b ffe2a624 <_edata@@Base+0xfdbd7624> │ │ │ │ │ addeq fp, fp, r8, lsl #13 │ │ │ │ │ - b ffe27654 <_edata@@Base+0xfdbd4654> │ │ │ │ │ + b ffe2cff8 <_edata@@Base+0xfdbd9ff8> │ │ │ │ │ addeq fp, fp, r8, lsl #13 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -431257,22 +430768,22 @@ │ │ │ │ │ andeq r2, r0, lr, ror r8 │ │ │ │ │ movtmi r4, #32588 @ 0x7f4c │ │ │ │ │ addseq r4, r3, pc, asr #28 │ │ │ │ │ strbmi r4, [r1], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbpl r4, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ cmpmi r3, #36, 6 @ 0x90000000 │ │ │ │ │ addseq r9, r3, r8, asr #2 │ │ │ │ │ - cmnvs r2, #1073741848 @ 0x40000018 │ │ │ │ │ - ldccs 6, cr3, [r4, #-416]! @ 0xfffffe60 │ │ │ │ │ - mcrvs 14, 3, r6, cr11, cr5, {3} │ │ │ │ │ - stclcs 7, cr7, [lr, #-444]! @ 0xfffffe44 │ │ │ │ │ - strbvc r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ - mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ │ - andeq r0, r0, r5, ror r2 │ │ │ │ │ - @ instruction: 0x000028bd │ │ │ │ │ + strbtvc r7, [sp], -r1, ror #4 │ │ │ │ │ + strvc r6, [sp, #-3127]! @ 0xfffff3c9 │ │ │ │ │ + svcvs 0x006e6b6e │ │ │ │ │ + stcvs 14, cr6, [sp], #-476 @ 0xfffffe24 │ │ │ │ │ + ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ │ + stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + andeq r6, r0, r8, ror #12 │ │ │ │ │ ldrbpl r4, [r5], #-298 @ 0xfffffed6 │ │ │ │ │ cdpmi 3, 4, cr4, cr15, cr15, {2} │ │ │ │ │ svcmi 0x00482d46 │ │ │ │ │ eoreq r5, sl, r3, asr r4 │ │ │ │ │ ldrbmi r4, [r6, #-3657] @ 0xfffff1b7 │ │ │ │ │ stmdbmi r2, {r1, r4, r6, sl, ip, lr}^ │ │ │ │ │ svcmi 0x004c4647 │ │ │ │ │ @@ -433833,16 +433344,16 @@ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ cdpvs 1, 6, cr6, cr14, cr3, {3} │ │ │ │ │ @ instruction: 0x7320746f │ │ │ │ │ ldrbtvc r6, [r2], #-372 @ 0xfffffe8c │ │ │ │ │ strbtvc r7, [r9], #-1824 @ 0xfffff8e0 │ │ │ │ │ bcc 11c7648 <__bss_end__@@Base+0xac9f98> │ │ │ │ │ cdpvc 14, 5, cr7, cr3, cr0, {1} │ │ │ │ │ - cmpmi lr, r5, lsr #30 │ │ │ │ │ - stmdbmi r2, {r2, r3, r6, sp}^ │ │ │ │ │ + stmdbmi r2, {r0, r2, r5, sp}^ │ │ │ │ │ + svcmi 0x004c4647 │ │ │ │ │ rsbcs r6, r5, r4, asr r8 │ │ │ │ │ stclvs 13, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ ldrbtvc r6, [r3], #-1388 @ 0xfffffa94 │ │ │ │ │ cmnvc pc, #32 │ │ │ │ │ strbtvc r7, [r9], -r9, ror #8 │ │ │ │ │ svcvs 0x006e2065 │ │ │ │ │ stclvs 13, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ @@ -433898,15 +433409,15 @@ │ │ │ │ │ stclcs 2, cr5, [r7, #-260] @ 0xfffffefc │ │ │ │ │ ldrbpl r4, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ svccc 0x00fffe57 │ │ │ │ │ rscseq r4, r0, #104, 16 @ 0x680000 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbpl r4, [pc], #-3669 @ 8bf5ac <__bss_end__@@Base+0x1c1efc> │ │ │ │ │ strbpl r5, [pc], #-1361 @ 8bf5b0 <__bss_end__@@Base+0x1c1f00> │ │ │ │ │ - cmpeq r8, r4, asr r3 │ │ │ │ │ + bmi 1ad0304 <__bss_end__@@Base+0x13d2c54> │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff4167bc <_edata@@Base+0xfd1c37bc> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf6400ff8 │ │ │ │ │ vrsra.s64 , q14, #64 │ │ │ │ │ @ instruction: 0xf8d3038c │ │ │ │ │ bvs fff07b40 <_edata@@Base+0xfdcb4b40> │ │ │ │ │ @@ -435585,15 +435096,15 @@ │ │ │ │ │ ldr r4, [r4, r2, lsr #13] │ │ │ │ │ rscsvc pc, ip, r0, asr #12 │ │ │ │ │ addeq pc, ip, r0, asr #5 │ │ │ │ │ ldmdblt r6!, {ip, sp, lr, pc} │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ smulleq r3, r2, r0, r4 │ │ │ │ │ sbceq r6, r0, r0, lsl #6 │ │ │ │ │ - adcseq r0, r4, r8, ror #13 │ │ │ │ │ + adcseq r0, r4, r0, ror #14 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrsheq sl, [r4], #48 @ 0x30 │ │ │ │ │ ldrheq sl, [r4], #232 @ 0xe8 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ @@ -435629,15 +435140,15 @@ │ │ │ │ │ adcseq fp, sl, r0, ror #10 │ │ │ │ │ ldrsbeq sl, [r4], #40 @ 0x28 │ │ │ │ │ adcseq fp, sl, r0, lsl #12 │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ umlalseq fp, sl, r8, r6 │ │ │ │ │ ldrsbteq fp, [sl], r0 │ │ │ │ │ adcseq fp, sl, r0, lsr r7 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ ldrshteq r9, [r9], #8 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ rsceq r4, r9, r0, asr ip │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r0, r4, r8, ror #28 │ │ │ │ │ @@ -436249,15 +435760,15 @@ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strvs r6, [pc, -r3, ror #24]! │ │ │ │ │ cmnvs r2, ip, ror #30 │ │ │ │ │ svcvs 0x002e736c │ │ │ │ │ ldrbpl r2, [r3], #-3865 @ 0xfffff0e7 │ │ │ │ │ - b ffe45b20 <_edata@@Base+0xfdbf2b20> │ │ │ │ │ + b ffe4b53c <_edata@@Base+0xfdbf853c> │ │ │ │ │ rsbseq r7, r8, r0, lsr #11 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -443155,30 +442666,30 @@ │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ smlabteq ip, r0, lr, sl │ │ │ │ │ strdeq sl, [ip, -r8] │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ tsteq ip, r0, lsr #6 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ ldrsbteq r1, [r4], r8 │ │ │ │ │ sbceq lr, r2, r0, asr #28 │ │ │ │ │ sbceq pc, r2, r0, ror #14 │ │ │ │ │ sbceq r3, r3, r0, ror #29 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ sbceq r7, r3, r8, lsl #25 │ │ │ │ │ adcseq sl, pc, r8, ror r3 @ │ │ │ │ │ smlatbeq ip, r0, r6, fp │ │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ │ - ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ + strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ rscseq r9, fp, r8, asr #28 │ │ │ │ │ rscseq r5, sl, r8, lsl #24 │ │ │ │ │ tsteq ip, r8, lsr sl │ │ │ │ │ ldrdeq r0, [r3], #120 @ 0x78 │ │ │ │ │ sbceq r4, r2, r8, asr r5 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ @ instruction: 0x010cc2b0 │ │ │ │ │ @@ -443210,15 +442721,15 @@ │ │ │ │ │ tsteq ip, r8, lsr r4 │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ strheq r9, [r0], #32 │ │ │ │ │ rscseq r9, fp, r8, asr #31 │ │ │ │ │ rscseq r5, sl, r8, asr #25 │ │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ │ sbceq r1, r3, r8, lsl #10 │ │ │ │ │ - ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ + sbceq sl, r2, r8, lsr #21 │ │ │ │ │ tsteq ip, r8, asr #2 @ │ │ │ │ │ tsteq ip, r8, lsr #4 @ │ │ │ │ │ tsteq ip, r8, ror r2 @ │ │ │ │ │ @ instruction: 0x010cf2b0 │ │ │ │ │ mrseq pc, LR_mon @ │ │ │ │ │ @ instruction: 0x010cf690 │ │ │ │ │ sbceq r2, r3, r8, lsr #1 │ │ │ │ │ @@ -443708,15 +443219,15 @@ │ │ │ │ │ ldrdeq r4, [r0], #168 @ 0xa8 @ │ │ │ │ │ subseq r5, r2, r0, asr r7 │ │ │ │ │ ldrdeq r4, [r0], #168 @ 0xa8 @ │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {2} │ │ │ │ │ cmnvs r0, r3, ror #18 │ │ │ │ │ cmpvs r6, ip, rrx │ │ │ │ │ cdpvc 5, 6, cr7, cr5, cr12, {3} │ │ │ │ │ - adcseq r0, r2, r5, lsr #6 │ │ │ │ │ + adcseq r0, r2, r5, lsr #4 │ │ │ │ │ adcseq r0, r8, r0, lsr #1 │ │ │ │ │ ldrbmi r5, [r0], #-1322 @ 0xfffffad6 │ │ │ │ │ rsceq r4, r0, lr, asr #20 │ │ │ │ │ ldrbpl r5, [r4, #-66] @ 0xffffffbe │ │ │ │ │ ldrdeq r4, [r0], #168 @ 0xa8 @ │ │ │ │ │ ldrbmi r5, [r4], #-66 @ 0xffffffbe │ │ │ │ │ ldrdeq r4, [r0], #168 @ 0xa8 @ │ │ │ │ │ @@ -461488,28 +460999,31 @@ │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - strtvs r3, [pc], #-46 @ 8e1594 <__bss_end__@@Base+0x1e3ee4> │ │ │ │ │ - stmdbvs pc!, {r0, r1, r2, r3, r5, r6, r8, r9, sp, lr} @ │ │ │ │ │ - rsbeq r6, pc, lr, ror #12 │ │ │ │ │ - ... │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r7, r9, #1929379840 @ 0x73000000 │ │ │ │ │ - strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ - @ instruction: 0x6e653a53 │ │ │ │ │ + andeq r3, r0, lr, lsr #32 │ │ │ │ │ + rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ + cmnvs r8, pc, lsr #6 │ │ │ │ │ + strtvs r6, [pc], #-1394 @ 8e15a0 <__bss_end__@@Base+0x1e3ef0> │ │ │ │ │ + stcvs 3, cr6, [pc, #-444]! @ 8e13e8 <__bss_end__@@Base+0x1e3d38> │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 15, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + andeq r6, r0, r6, ror #30 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e1408 <__bss_end__@@Base+0x1e3d58> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e1418 <__bss_end__@@Base+0x1e3d68> │ │ │ │ │ + strbtvc r3, [r9], #-2609 @ 0xfffff5cf │ │ │ │ │ mcrrmi 8, 4, r5, r3, cr5 │ │ │ │ │ addeq r1, ip, r8, lsl #23 │ │ │ │ │ mcrrmi 8, 4, r5, r3, cr5 │ │ │ │ │ addeq r1, ip, r8, lsl #23 │ │ │ │ │ subseq r4, r5, r3, asr #26 │ │ │ │ │ addeq r1, ip, r8, lsl #23 │ │ │ │ │ subseq r4, r5, r3, asr #26 │ │ │ │ │ @@ -462544,2052 +462058,2052 @@ │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2470 <__bss_end__@@Base+0x1e4dc0> │ │ │ │ │ + ldmdbvs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ eorcs r6, r0, pc, ror #28 │ │ │ │ │ - cmnvs r4, #-2147483620 @ 0x8000001c │ │ │ │ │ - rsbeq r6, r6, pc, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e24a0 <__bss_end__@@Base+0x1e4df0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e24a8 <__bss_end__@@Base+0x1e4df8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ + cdpcs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ ldmdavs r3!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ mcrvs 12, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmpvs pc, #-1811939327 @ 0x94000001 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e24e8 <__bss_end__@@Base+0x1e4e38> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8e26a8 <__bss_end__@@Base+0x1e4ff8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e24f0 <__bss_end__@@Base+0x1e4e40> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8e26b0 <__bss_end__@@Base+0x1e5000> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ @ instruction: 0x766e695f │ │ │ │ │ ldrbvs r7, [r3, #-613]! @ 0xfffffd9b │ │ │ │ │ strbtvc r6, [r6], #-1631 @ 0xfffff9a1 │ │ │ │ │ - ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ + stmdaeq lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2520 <__bss_end__@@Base+0x1e4e70> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2528 <__bss_end__@@Base+0x1e4e78> │ │ │ │ │ + ldrbtvc r7, [r5], #-49 @ 0xffffffcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subspl r4, r4, r6, asr #12 │ │ │ │ │ strbcc r4, [fp, #-833] @ 0xfffffcbf │ │ │ │ │ - cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ + rsbseq r7, pc, r5, ror #8 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ cdpvs 2, 6, cr7, cr9, cr1, {3} │ │ │ │ │ rsbsvc r6, r2, r4, ror r5 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r3, r5, r6, sl, fp, sp, lr} │ │ │ │ │ + streq r6, [pc, #-3183] @ 8e1aad <__bss_end__@@Base+0x1e43fd> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2568 <__bss_end__@@Base+0x1e4eb8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2570 <__bss_end__@@Base+0x1e4ec0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ 8e2580 <__bss_end__@@Base+0x1e4ed0> │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ 8e2588 <__bss_end__@@Base+0x1e4ed8> │ │ │ │ │ + svcvs 0x00617262 │ │ │ │ │ strbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e25a8 <__bss_end__@@Base+0x1e4ef8> │ │ │ │ │ - strbvs r6, [sp, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e25b0 <__bss_end__@@Base+0x1e4f00> │ │ │ │ │ + strbpl r7, [r5], #-817 @ 0xfffffccf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ svcvs 0x00432072 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e25e0 <__bss_end__@@Base+0x1e4f30> │ │ │ │ │ - @ instruction: 0x6e757a31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e25e8 <__bss_end__@@Base+0x1e4f38> │ │ │ │ │ + ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r7, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2630 <__bss_end__@@Base+0x1e4f80> │ │ │ │ │ - strbpl r5, [pc], #-1331 @ 8e27ec <__bss_end__@@Base+0x1e513c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2638 <__bss_end__@@Base+0x1e4f88> │ │ │ │ │ + strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - cmnvs r5, r3, ror r1 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - @ instruction: 0x5620655f │ │ │ │ │ - cmnvs r9, r1, ror #4 │ │ │ │ │ + cmnpl r5, #398458880 @ 0x17c00000 │ │ │ │ │ + ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2678 <__bss_end__@@Base+0x1e4fc8> │ │ │ │ │ - rsbseq r6, pc, r1, lsr ip @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2680 <__bss_end__@@Base+0x1e4fd0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - stclvs 3, cr7, [r1], #-432 @ 0xfffffe50 │ │ │ │ │ + svcmi 0x0052736c │ │ │ │ │ strbvs r6, [r1, -r9, asr #26]! │ │ │ │ │ rsbvc r6, r1, #1680 @ 0x690 │ │ │ │ │ mrcvs 0, 3, r2, cr5, cr9, {3} │ │ │ │ │ - rsbseq r7, pc, r9, ror #8 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e26c8 <__bss_end__@@Base+0x1e5018> │ │ │ │ │ - ldmdaeq r7!, {r0, r4, r5, r9, sl, fp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e26d0 <__bss_end__@@Base+0x1e5020> │ │ │ │ │ + stclvs 14, cr6, [pc, #-196]! @ 8e27c8 <__bss_end__@@Base+0x1e5118> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbcs r7, pc, r3, ror r3 @ │ │ │ │ │ + rsbseq r7, pc, r3, ror r9 @ │ │ │ │ │ @ instruction: 0x6e676973 │ │ │ │ │ rsbseq r6, pc, r5, ror sp @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2708 <__bss_end__@@Base+0x1e5058> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2710 <__bss_end__@@Base+0x1e5060> │ │ │ │ │ + cmnvs r3, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - stmdbvs r4!, {r0, r1, r4, r5, r6, sp}^ │ │ │ │ │ + strtvs r6, [r0], #-1395 @ 0xfffffa8d │ │ │ │ │ rsbvc r6, pc, #7536640 @ 0x730000 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ strbtvc r7, [r1], #-95 @ 0xffffffa1 │ │ │ │ │ - stclvs 3, cr6, [r1], #-416 @ 0xfffffe60 │ │ │ │ │ + cmnvc sp, #104, 10 @ 0x1a000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2740 <__bss_end__@@Base+0x1e5090> │ │ │ │ │ - rsbeq r6, r6, r3, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2748 <__bss_end__@@Base+0x1e5098> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r7, [pc, #-623]! @ 8e26bd <__bss_end__@@Base+0x1e500d> │ │ │ │ │ - ldrbpl r6, [r2, #-3956]! @ 0xfffff08c │ │ │ │ │ - svcmi 0x00525054 │ │ │ │ │ + strbvc r7, [pc, #-623]! @ 8e26c5 <__bss_end__@@Base+0x1e5015> │ │ │ │ │ + rsbvc r6, pc, #116, 26 @ 0x1d00 │ │ │ │ │ + cmnvs sl, r4, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2788 <__bss_end__@@Base+0x1e50d8> │ │ │ │ │ - strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2790 <__bss_end__@@Base+0x1e50e0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, ror #24 │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ rsbsvs r6, r5, #68, 30 @ 0x110 │ │ │ │ │ strtvs r6, [r0], -ip, ror #10 │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ @ instruction: 0x6c616972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e27d0 <__bss_end__@@Base+0x1e5120> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e27d8 <__bss_end__@@Base+0x1e5128> │ │ │ │ │ + stmdbvs ip!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ svcvs 0x006e6172 │ │ │ │ │ - rsbscs r7, r2, r5, ror r4 │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + stclvs 4, cr7, [r1], #-468 @ 0xfffffe2c │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2808 <__bss_end__@@Base+0x1e5158> │ │ │ │ │ - svcvs 0x00697433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2810 <__bss_end__@@Base+0x1e5160> │ │ │ │ │ + ldmdbcc pc, {r0, r1, r4, r5, r9, ip, sp, lr}^ @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + eorcs r0, r0, lr, ror #20 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldrbvs r7, [r2, #-109]! @ 0xffffff93 │ │ │ │ │ - cmnvs r8, #1671168 @ 0x198000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + vsubvs.f16 s13, s16, s13 @ │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2840 <__bss_end__@@Base+0x1e5190> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2848 <__bss_end__@@Base+0x1e5198> │ │ │ │ │ + rsbvs r6, r5, #12544 @ 0x3100 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldclmi 14, cr6, [r3, #-444]! @ 0xfffffe44 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], -r7, ror #10 │ │ │ │ │ rsbseq r6, r4, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2880 <__bss_end__@@Base+0x1e51d0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2888 <__bss_end__@@Base+0x1e51d8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ + rsbsvc r6, r3, #1776 @ 0x6f0 │ │ │ │ │ svcvs 0x006e6f6d │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e28b0 <__bss_end__@@Base+0x1e5200> │ │ │ │ │ - andeq r0, r0, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e28b8 <__bss_end__@@Base+0x1e5208> │ │ │ │ │ + rsbseq r7, pc, r2, lsr r9 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cdpvs 5, 6, cr6, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ andeq r6, r0, lr, ror #26 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e28f0 <__bss_end__@@Base+0x1e5240> │ │ │ │ │ - stclvs 3, cr7, [r9], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e28f8 <__bss_end__@@Base+0x1e5248> │ │ │ │ │ + andeq r1, r0, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r0, #482344960 @ 0x1cc00000 │ │ │ │ │ ldrbvs r6, [r4, #-3695]! @ 0xfffff191 │ │ │ │ │ - rsbscs r7, r2, r8, ror r4 │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + rsbseq r7, r3, r8, ror r4 │ │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2938 <__bss_end__@@Base+0x1e5288> │ │ │ │ │ - svcvs 0x00706f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2940 <__bss_end__@@Base+0x1e5290> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ eorseq r6, r2, r2, ror #6 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2978 <__bss_end__@@Base+0x1e52c8> │ │ │ │ │ - rsbvc r6, r5, #802816 @ 0xc4000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2980 <__bss_end__@@Base+0x1e52d0> │ │ │ │ │ + svcvs 0x00667331 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmnvs lr, #-1207959551 @ 0xb8000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ ldclvs 3, cr7, [r5, #-416]! @ 0xfffffe60 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e29c8 <__bss_end__@@Base+0x1e5318> │ │ │ │ │ - stmdbvs ip!, {r0, r1, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ - blvs 21bb0c8 <__bss_end__@@Base+0x1abda18> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e29d0 <__bss_end__@@Base+0x1e5320> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr3, {1} │ │ │ │ │ + blvs 21bb0d0 <__bss_end__@@Base+0x1abda20> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - andeq r7, r0, r4, ror r3 │ │ │ │ │ + cmpvc pc, #116, 6 @ 0xd0000001 │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ svcpl 0x00786574 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ cmnvs r6, r4, ror #10 │ │ │ │ │ - ldclcs 12, cr6, [r4, #-468]! @ 0xfffffe2c │ │ │ │ │ - andeq r0, r0, r1, lsr r2 │ │ │ │ │ + cmnvs r4, #29952 @ 0x7500 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2a08 <__bss_end__@@Base+0x1e5358> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2a10 <__bss_end__@@Base+0x1e5360> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r6, r8, r4, asr r5 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - rsbeq r7, r8, r5, ror r4 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ stmdavc r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2a48 <__bss_end__@@Base+0x1e5398> │ │ │ │ │ - bvc 233dccc <_edata@@Base+0xeaccc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2a50 <__bss_end__@@Base+0x1e53a0> │ │ │ │ │ + ldmdbvs r7!, {r1, r4, r5, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ andeq r7, r0, r0, ror r6 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2a80 <__bss_end__@@Base+0x1e53d0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2a88 <__bss_end__@@Base+0x1e53d8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - strbtvc r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ - cmpvs pc, #6619136 @ 0x650000 │ │ │ │ │ + strbvs r6, [r5, #-878]! @ 0xfffffc92 │ │ │ │ │ + strbtvc r7, [r9], -r3, ror #8 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ cmnvs r5, pc, asr r3 │ │ │ │ │ svcpl 0x00686372 │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2ac8 <__bss_end__@@Base+0x1e5418> │ │ │ │ │ - andeq r0, r0, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2ad0 <__bss_end__@@Base+0x1e5420> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ 8e2af0 <__bss_end__@@Base+0x1e5440> │ │ │ │ │ + andeq r0, r0, r2, lsr r6 │ │ │ │ │ rsbseq r6, r4, lr, ror #30 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2b18 <__bss_end__@@Base+0x1e5468> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2b20 <__bss_end__@@Base+0x1e5470> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbseq r6, r2, r3, ror pc │ │ │ │ │ - muleq r0, ip, r6 │ │ │ │ │ + rsbsvc r6, r4, #482344960 @ 0x1cc00000 │ │ │ │ │ + rsbseq r7, pc, pc, ror #12 │ │ │ │ │ rsbvc r6, r5, #1884160 @ 0x1cc000 │ │ │ │ │ cmnvc lr, #112, 18 @ 0x1c0000 │ │ │ │ │ @ instruction: 0x6c61696b │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r0, r0, r5, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2b50 <__bss_end__@@Base+0x1e54a0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2b58 <__bss_end__@@Base+0x1e54a8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r4, r3, r9, asr #12 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ │ + ldclvs 12, cr6, [r6], #-464 @ 0xfffffe30 │ │ │ │ │ rsbeq r7, sp, r3, ror r5 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2b88 <__bss_end__@@Base+0x1e54d8> │ │ │ │ │ - andeq r0, r0, r2, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2b90 <__bss_end__@@Base+0x1e54e0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbvc r7, r8, #1929379840 @ 0x73000000 │ │ │ │ │ + andeq r6, r0, r3, ror r4 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvc r6, pc, #7104 @ 0x1bc0 │ │ │ │ │ strbvs r7, [ip, #-2401]! @ 0xfffff69f │ │ │ │ │ - stmdbvs r8!, {r0, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + rsbeq r6, r8, r9, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2bd8 <__bss_end__@@Base+0x1e5528> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2be0 <__bss_end__@@Base+0x1e5530> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ rsbsvc r6, r0, sp, ror #2 │ │ │ │ │ strbtvc r6, [lr], #-2418 @ 0xfffff68e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2c08 <__bss_end__@@Base+0x1e5558> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2c10 <__bss_end__@@Base+0x1e5560> │ │ │ │ │ + andeq r0, r0, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ cmnvs lr, lr, ror #30 │ │ │ │ │ stmdbvc r1!, {r1, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2c48 <__bss_end__@@Base+0x1e5598> │ │ │ │ │ - andeq r0, r0, r1, lsr r8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2c50 <__bss_end__@@Base+0x1e55a0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtvc r7, [r3], #-869 @ 0xfffffc9b │ │ │ │ │ + rsbseq r7, pc, r5, ror #6 │ │ │ │ │ rsbvc r6, r1, r1, ror #8 │ │ │ │ │ strbvs r5, [r4, #-3956]! @ 0xfffff08c │ │ │ │ │ - stmdbvs r8!, {r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 4, cr7, [r8, #-448]! @ 0xfffffe40 │ │ │ │ │ + ldrbtvc r6, [r8], #-1331 @ 0xfffffacd │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2c90 <__bss_end__@@Base+0x1e55e0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8e2e50 <__bss_end__@@Base+0x1e57a0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2c98 <__bss_end__@@Base+0x1e55e8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8e2e58 <__bss_end__@@Base+0x1e57a8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cmnvs r2, #1622016 @ 0x18c000 │ │ │ │ │ mcrvs 12, 3, r6, cr1, cr5, {3} │ │ │ │ │ rsbvc r5, r7, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbvc r7, r8, r1, rrx │ │ │ │ │ + cdpcs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2cc0 <__bss_end__@@Base+0x1e5610> │ │ │ │ │ - cmnvs lr, r3, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2cc8 <__bss_end__@@Base+0x1e5618> │ │ │ │ │ + ldrbvs r2, [r2, #-3635]! @ 0xfffff1cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcvs 0x00697368 │ │ │ │ │ - ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + strtpl r7, [r0], -r8, ror #6 │ │ │ │ │ + rsbvs r4, r5, #84, 22 @ 0x15000 │ │ │ │ │ strbtvc r6, [r6], #-1388 @ 0xfffffa94 │ │ │ │ │ ldrbtvc r7, [r3], #-1386 @ 0xfffffa96 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2d00 <__bss_end__@@Base+0x1e5650> │ │ │ │ │ - stclvs 2, cr7, [r5], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2d08 <__bss_end__@@Base+0x1e5658> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbsvs r6, r9, #108, 2 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r9, ip, ror #2 │ │ │ │ │ + vsubvs.f32 s15, s10, s11 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ │ rsbvc r6, r9, pc, asr r2 │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ @ instruction: 0x675f6574 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2d50 <__bss_end__@@Base+0x1e56a0> │ │ │ │ │ - cmnvc r5, #855638016 @ 0x33000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2d58 <__bss_end__@@Base+0x1e56a8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdbvs sp!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + ldmdbvs r0!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ rsbseq r6, r3, r2, ror r8 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2d90 <__bss_end__@@Base+0x1e56e0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2d98 <__bss_end__@@Base+0x1e56e8> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbseq r7, pc, r3, ror r9 @ │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x00797474 │ │ │ │ │ rsbseq r6, pc, r6, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2dd0 <__bss_end__@@Base+0x1e5720> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2dd8 <__bss_end__@@Base+0x1e5728> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbsvc r6, r9, ip, ror #2 │ │ │ │ │ - svcpl 0x00746f6c │ │ │ │ │ + svcpl 0x0079616c │ │ │ │ │ + strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ svcvs 0x00706f74 │ │ │ │ │ stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcpl 0x006c6163 │ │ │ │ │ ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2e18 <__bss_end__@@Base+0x1e5768> │ │ │ │ │ - rsbscs r6, r4, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2e20 <__bss_end__@@Base+0x1e5770> │ │ │ │ │ + rsbseq r6, r3, r3, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 8e2e58 <__bss_end__@@Base+0x1e57a8> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + strbtvc r7, [lr], #-872 @ 0xfffffc98 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ rsbseq r7, pc, r2, ror r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2e58 <__bss_end__@@Base+0x1e57a8> │ │ │ │ │ - cmnvc r5, #12800 @ 0x3200 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2e60 <__bss_end__@@Base+0x1e57b0> │ │ │ │ │ + ldclvs 2, cr7, [r5], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-380 @ 8e2ec0 <__bss_end__@@Base+0x1e5810> │ │ │ │ │ + stclvs 0, cr7, [pc], #-380 @ 8e2ec8 <__bss_end__@@Base+0x1e5818> │ │ │ │ │ strbtvc r7, [r1], #-889 @ 0xfffffc87 │ │ │ │ │ strbtvc r7, [r1], #-629 @ 0xfffffd8b │ │ │ │ │ svcpl 0x006e6f69 │ │ │ │ │ ldrbvs r7, [r4, #-2149]! @ 0xfffff79b │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ - rsbsvc r6, r4, #-2147483621 @ 0x8000001b │ │ │ │ │ + strbtvs r6, [lr], #-366 @ 0xfffffe92 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2ea8 <__bss_end__@@Base+0x1e57f8> │ │ │ │ │ - rsbscs r6, r2, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2eb0 <__bss_end__@@Base+0x1e5800> │ │ │ │ │ + rsbeq r7, r1, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - andeq r7, r0, r2, lsr lr │ │ │ │ │ + cmnvs r2, #461373440 @ 0x1b800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ rsbseq r6, pc, pc, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2ee8 <__bss_end__@@Base+0x1e5838> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2ef0 <__bss_end__@@Base+0x1e5840> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ cdpmi 13, 2, cr6, cr0, cr15, {3} │ │ │ │ │ strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ - andeq r7, r0, r2, ror r3 │ │ │ │ │ + cmnvc r3, #-939524095 @ 0xc8000001 │ │ │ │ │ rsbcc r6, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2f10 <__bss_end__@@Base+0x1e5860> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2f18 <__bss_end__@@Base+0x1e5868> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ + ldclvs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + rsbseq r7, pc, sp, ror #18 │ │ │ │ │ ldrbvs r6, [r2, #-1644]! @ 0xfffff994 │ │ │ │ │ rsbeq r6, r6, r5, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2f50 <__bss_end__@@Base+0x1e58a0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2f58 <__bss_end__@@Base+0x1e58a8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + svcvs 0x00736e6f │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ mrrcvs 5, 7, r6, pc, cr10 @ │ │ │ │ │ - ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 3, cr7, [r4, #-420]! @ 0xfffffe5c │ │ │ │ │ + andeq r9, r0, r3, lsr r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2fa0 <__bss_end__@@Base+0x1e58f0> │ │ │ │ │ - eorpl r6, r0, r3, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2fa8 <__bss_end__@@Base+0x1e58f8> │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + ldrbtvc r6, [r2], #-1390 @ 0xfffffa92 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ smcvs 50928 @ 0xc6f0 │ │ │ │ │ rsbseq r7, pc, r2, ror r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e2fe0 <__bss_end__@@Base+0x1e5930> │ │ │ │ │ - cmnvc r5, #12800 @ 0x3200 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e2fe8 <__bss_end__@@Base+0x1e5938> │ │ │ │ │ + rsbseq r7, pc, r2, lsr r9 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r0, r1, r2, r3, r4, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3028 <__bss_end__@@Base+0x1e5978> │ │ │ │ │ - rsbseq r7, pc, r2, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3030 <__bss_end__@@Base+0x1e5980> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ strbtvc r7, [ip], #-1357 @ 0xfffffab3 │ │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ + andeq r6, r0, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3068 <__bss_end__@@Base+0x1e59b8> │ │ │ │ │ - rsbseq r7, pc, r1, lsr r9 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3070 <__bss_end__@@Base+0x1e59c0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdbvs lr!, {r0, r2, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ rsbsvc r6, r8, r4, ror r5 │ │ │ │ │ - rsbvs r6, r4, #1552 @ 0x610 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e30a0 <__bss_end__@@Base+0x1e59f0> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e30a8 <__bss_end__@@Base+0x1e59f8> │ │ │ │ │ + rsbeq r6, r4, r3, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ rsbsvc r7, r9, pc, asr r4 │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbvs r7, sp, #115 @ 0x73 │ │ │ │ │ + rsbvc r7, pc, #115 @ 0x73 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e30e8 <__bss_end__@@Base+0x1e5a38> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e30f0 <__bss_end__@@Base+0x1e5a40> │ │ │ │ │ + rsbseq r7, pc, r1, lsr r9 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - rsbvs r7, sp, #116, 10 @ 0x1d000000 │ │ │ │ │ - rsbseq r7, r0, r5, ror #4 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 15, cr6, [lr, #-440]! @ 0xfffffe48 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvc r4!, {r0, r1, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3140 <__bss_end__@@Base+0x1e5a90> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3148 <__bss_end__@@Base+0x1e5a98> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclvs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - rsbeq r6, ip, r2, ror #10 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - subspl r6, r3, r9, ror #6 │ │ │ │ │ + eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3188 <__bss_end__@@Base+0x1e5ad8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3190 <__bss_end__@@Base+0x1e5ae0> │ │ │ │ │ + eorpl r6, sp, r1, lsr r5 │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ - ldclcs 8, cr6, [r4, #-412]! @ 0xfffffe64 │ │ │ │ │ - movtpl r4, #39987 @ 0x9c33 │ │ │ │ │ + cmnvs r4, #6750208 @ 0x670000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e31c0 <__bss_end__@@Base+0x1e5b10> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e31c8 <__bss_end__@@Base+0x1e5b18> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 8e3208 <__bss_end__@@Base+0x1e5b58> │ │ │ │ │ + streq r0, [pc, #-2099] @ 8e2b79 <__bss_end__@@Base+0x1e54c9> │ │ │ │ │ smccc 18243 @ 0x4743 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3200 <__bss_end__@@Base+0x1e5b50> │ │ │ │ │ - ldmdbvs r7!, {r1, r4, r5, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3208 <__bss_end__@@Base+0x1e5b58> │ │ │ │ │ + cmpmi r5, r2, lsr fp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs lr, #-1946157055 @ 0x8c000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdbvc r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3250 <__bss_end__@@Base+0x1e5ba0> │ │ │ │ │ - rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8e3410 <__bss_end__@@Base+0x1e5d60> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3258 <__bss_end__@@Base+0x1e5ba8> │ │ │ │ │ + cmnvs sp, r1, lsr fp │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8e3418 <__bss_end__@@Base+0x1e5d68> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ stclvs 6, cr7, [r1], #-464 @ 0xfffffe30 │ │ │ │ │ - stclcs 5, cr6, [pc, #-468]! @ 8e325c <__bss_end__@@Base+0x1e5bac> │ │ │ │ │ - movtmi r5, #20529 @ 0x5031 │ │ │ │ │ + cmnvs lr, #490733568 @ 0x1d400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3288 <__bss_end__@@Base+0x1e5bd8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3290 <__bss_end__@@Base+0x1e5be0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldmdbvs r3!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ + bcs 14a9938 <__bss_end__@@Base+0xdac288> │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e32d0 <__bss_end__@@Base+0x1e5c20> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e32d8 <__bss_end__@@Base+0x1e5c28> │ │ │ │ │ + stclvs 15, cr6, [sp, #-196]! @ 0xffffff3c │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + stcvs 7, cr6, [r0, #-460]! @ 0xfffffe34 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ strbvs r6, [r4, #-3948]! @ 0xfffff094 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3308 <__bss_end__@@Base+0x1e5c58> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3310 <__bss_end__@@Base+0x1e5c60> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - rsbcs r6, lr, r7, ror #30 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 3, cr7, [r5, #-412] @ 0xfffffe64 │ │ │ │ │ + strbpl r4, [r3, #-3908] @ 0xfffff0bc │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbvs r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ - strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ + stmdaeq pc!, {r2, r4, r5, r6, sl, ip, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3340 <__bss_end__@@Base+0x1e5c90> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3348 <__bss_end__@@Base+0x1e5c98> │ │ │ │ │ + subpl r4, r4, r1, lsr lr │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ svcvs 0x00462073 │ │ │ │ │ strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - mrrcmi 3, 6, r7, r0, cr14 │ │ │ │ │ - blvs 21bbaa8 <__bss_end__@@Base+0x1abe3f8> │ │ │ │ │ - strbvc r7, [pc, #-615]! @ 8e32bd <__bss_end__@@Base+0x1e5c0d> │ │ │ │ │ + strbtvc r7, [pc], #-878 @ 8e3524 <__bss_end__@@Base+0x1e5e74> │ │ │ │ │ + blvs 21bbab0 <__bss_end__@@Base+0x1abe400> │ │ │ │ │ + strbvc r7, [pc, #-615]! @ 8e32c5 <__bss_end__@@Base+0x1e5c15> │ │ │ │ │ cmpvs pc, #1845493760 @ 0x6e000000 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3380 <__bss_end__@@Base+0x1e5cd0> │ │ │ │ │ - strtmi r4, [sp], #-1842 @ 0xfffff8ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3388 <__bss_end__@@Base+0x1e5cd8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ rsbvc r7, r1, #114294784 @ 0x6d00000 │ │ │ │ │ strbvs r6, [sp, #-366]! @ 0xfffffe92 │ │ │ │ │ - mcrvs 12, 3, r6, cr9, cr15, {2} │ │ │ │ │ + ldrbpl r5, [r6], -r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e33c0 <__bss_end__@@Base+0x1e5d10> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e33c8 <__bss_end__@@Base+0x1e5d18> │ │ │ │ │ + strmi r2, [r4, #-3891]! @ 0xfffff0cd │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ 8e33d4 <__bss_end__@@Base+0x1e5d24> │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ 8e33dc <__bss_end__@@Base+0x1e5d2c> │ │ │ │ │ svcpl 0x00657461 │ │ │ │ │ svcvs 0x006c6f63 │ │ │ │ │ - bcs 1d7cb70 <__bss_end__@@Base+0x167f4c0> │ │ │ │ │ - stccs 15, cr0, [r6], {10} │ │ │ │ │ + stclvs 1, cr6, [sp, #-456]! @ 0xfffffe38 │ │ │ │ │ + cdpvs 15, 6, cr5, cr9, cr1, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3400 <__bss_end__@@Base+0x1e5d50> │ │ │ │ │ - ldrbvs r6, [r4, #-1330]! @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3408 <__bss_end__@@Base+0x1e5d58> │ │ │ │ │ + @ instruction: 0x36347232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvc r6, [r1, #-1892]! @ 0xfffff89c │ │ │ │ │ cmpvs pc, r3, ror r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3438 <__bss_end__@@Base+0x1e5d88> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ 8e35f4 <__bss_end__@@Base+0x1e5f44> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3440 <__bss_end__@@Base+0x1e5d90> │ │ │ │ │ + ldrbvs r6, [r4, #-818]! @ 0xfffffcce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - cdpvs 4, 6, cr6, cr5, cr15, {3} │ │ │ │ │ + cmnvs r5, pc, ror #8 │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x6761715f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3478 <__bss_end__@@Base+0x1e5dc8> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3480 <__bss_end__@@Base+0x1e5dd0> │ │ │ │ │ + streq r0, [pc, #-2353] @ 8e2d0b <__bss_end__@@Base+0x1e565b> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 19b3b98 <__bss_end__@@Base+0x12b64e8> │ │ │ │ │ - stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ + blmi 19b3ba0 <__bss_end__@@Base+0x12b64f0> │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r6, r7, #100, 10 @ 0x19000000 │ │ │ │ │ cmpvc pc, #423624704 @ 0x19400000 │ │ │ │ │ ldrbvs r7, [r5, #-357]! @ 0xfffffe9b │ │ │ │ │ - cmnvs r5, lr, ror #6 │ │ │ │ │ + rsbcs r6, r5, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e34c0 <__bss_end__@@Base+0x1e5e10> │ │ │ │ │ - cmnvc r4, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e34c8 <__bss_end__@@Base+0x1e5e18> │ │ │ │ │ + rsbseq r7, pc, r3, lsr r3 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcvs 0x00697368 │ │ │ │ │ - ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + strtpl r7, [r0], -r8, ror #6 │ │ │ │ │ + svceq 0x00454b54 │ │ │ │ │ strbtvs r6, [r9], -r9, ror #8 │ │ │ │ │ rsbseq r7, pc, r6, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3500 <__bss_end__@@Base+0x1e5e50> │ │ │ │ │ - strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3508 <__bss_end__@@Base+0x1e5e58> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ rsbsvc r5, r0, #120, 30 @ 0x1e0 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3550 <__bss_end__@@Base+0x1e5ea0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3558 <__bss_end__@@Base+0x1e5ea8> │ │ │ │ │ + cmnvs sp, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbscs r6, r9, ip, ror #2 │ │ │ │ │ - mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ + svcpl 0x0079616c │ │ │ │ │ + rsbvc r6, sp, r3, asr #30 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x0072675f │ │ │ │ │ rsbvc r6, r5, #1568 @ 0x620 │ │ │ │ │ @ instruction: 0x676c615f │ │ │ │ │ strbtvc r7, [r9], #-623 @ 0xfffffd91 │ │ │ │ │ - svcpl 0x00746d68 │ │ │ │ │ + ldrbtvc r6, [r3], #-3432 @ 0xfffff298 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e35a0 <__bss_end__@@Base+0x1e5ef0> │ │ │ │ │ - svcvs 0x00662033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e35a8 <__bss_end__@@Base+0x1e5ef8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldrbvs r6, [r2, #-1390]! @ 0xfffffa92 │ │ │ │ │ - stclvs 3, cr6, [pc], #-380 @ 8e3608 <__bss_end__@@Base+0x1e5f58> │ │ │ │ │ + cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ + teqcc ip, r7, rrx │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - strbtvs r7, [pc], #-624 @ 8e378c <__bss_end__@@Base+0x1e60dc> │ │ │ │ │ - svcmi 0x00746375 │ │ │ │ │ - tstne pc, r4, asr r5 @ │ │ │ │ │ + strbtvs r7, [pc], #-624 @ 8e3794 <__bss_end__@@Base+0x1e60e4> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e35e8 <__bss_end__@@Base+0x1e5f38> │ │ │ │ │ - stclmi 13, cr2, [r9, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e35f0 <__bss_end__@@Base+0x1e5f40> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - strbvs r6, [sp, #-1395]! @ 0xfffffa8d │ │ │ │ │ + ldmdavs r0!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ stmdbvs pc!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ @ │ │ │ │ │ mcrvs 3, 3, r7, cr15, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3638 <__bss_end__@@Base+0x1e5f88> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3640 <__bss_end__@@Base+0x1e5f90> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbvc r6, r5, r2, ror #24 │ │ │ │ │ + cmnpl r5, r2, ror #24 │ │ │ │ │ ldmdbvs r5!, {r0, r2, r5, r6, r8, ip, sp, lr}^ │ │ │ │ │ stclvs 15, cr5, [r3], #-472 @ 0xfffffe28 │ │ │ │ │ ldrbvs r7, [r3, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbeq r7, r5, r3, ror r4 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3670 <__bss_end__@@Base+0x1e5fc0> │ │ │ │ │ - stccs 15, cr0, [sl, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3678 <__bss_end__@@Base+0x1e5fc8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ svcvs 0x00766970 │ │ │ │ │ svcvs 0x00635f74 │ │ │ │ │ svcpl 0x00746e75 │ │ │ │ │ - strbvs r7, [r4, #-2163]! @ 0xfffff78d │ │ │ │ │ + ldmdaeq r6, {r0, r1, r4, r5, r6, fp, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e36b0 <__bss_end__@@Base+0x1e6000> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e36b8 <__bss_end__@@Base+0x1e6008> │ │ │ │ │ + strbmi r4, [r5], #-1331 @ 0xfffffacd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ rsbscs r6, r8, ip, ror #10 │ │ │ │ │ - ldrbtvc r6, [r2], #-3910 @ 0xfffff0ba │ │ │ │ │ + rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - ldrbvs r6, [r4, #-3169]! @ 0xfffff39f │ │ │ │ │ - rsbseq r6, r2, r7, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3700 <__bss_end__@@Base+0x1e6050> │ │ │ │ │ - @ instruction: 0x532c0532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3708 <__bss_end__@@Base+0x1e6058> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8e3714 <__bss_end__@@Base+0x1e6064> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8e371c <__bss_end__@@Base+0x1e606c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + streq r7, [pc, #-869] @ 8e357f <__bss_end__@@Base+0x1e5ecf> │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cmnvs r5, #-1073741800 @ 0xc0000018 │ │ │ │ │ - rsbeq r7, r4, r8, ror #18 │ │ │ │ │ - rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3740 <__bss_end__@@Base+0x1e6090> │ │ │ │ │ - ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3748 <__bss_end__@@Base+0x1e6098> │ │ │ │ │ + rsbcs r6, r5, r2, lsr r7 │ │ │ │ │ cmnvs r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ eorpl r7, r0, #104, 18 @ 0x1a0000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbvs r6, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ │ + strbtvc r6, [r9], #-1388 @ 0xfffffa94 │ │ │ │ │ strbtvs r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ svcvs 0x006f725f │ │ │ │ │ - ldmdaeq ip, {r2, r4, r5, r6, r9, sl, fp} │ │ │ │ │ - @ instruction: 0x512d050f │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3778 <__bss_end__@@Base+0x1e60c8> │ │ │ │ │ - movtpl r4, #50481 @ 0xc531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3780 <__bss_end__@@Base+0x1e60d0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbseq r7, pc, r3, ror r9 @ │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ strbvc r6, [sp, #-3439]! @ 0xfffff291 │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strvs r6, [r0, #-1398]! @ 0xfffffa8a │ │ │ │ │ mcrvs 0, 3, r7, cr15, cr8, {3} │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - strbtvc r6, [r3], #-3694 @ 0xfffff192 │ │ │ │ │ + strbmi r4, [r2, #-366] @ 0xfffffe92 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e37d8 <__bss_end__@@Base+0x1e6128> │ │ │ │ │ - rsbseq r7, pc, r1, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e37e0 <__bss_end__@@Base+0x1e6130> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ mcrvs 12, 3, r6, cr5, cr15, {2} │ │ │ │ │ - rsbvs r7, r8, #1728053248 @ 0x67000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r7, r8, r7, ror #8 │ │ │ │ │ + cmnvs r5, #83 @ 0x53 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3810 <__bss_end__@@Base+0x1e6160> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3818 <__bss_end__@@Base+0x1e6168> │ │ │ │ │ + svceq 0x00082232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ 8e382c <__bss_end__@@Base+0x1e617c> │ │ │ │ │ - cmpmi r4, #209715200 @ 0xc800000 │ │ │ │ │ + smcvs 30291 @ 0x7653 │ │ │ │ │ + ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ ldrbvs r6, [r4, #-879]! @ 0xfffffc91 │ │ │ │ │ - ldrbvc r7, [pc], #-884 @ 8e3a04 <__bss_end__@@Base+0x1e6354> │ │ │ │ │ + ldrbvc r7, [pc], #-884 @ 8e3a0c <__bss_end__@@Base+0x1e635c> │ │ │ │ │ stmdbvs pc!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ @ │ │ │ │ │ - cmnvs r9, r4, ror #26 │ │ │ │ │ + stclvs 4, cr6, [pc, #-400]! @ 8e3884 <__bss_end__@@Base+0x1e61d4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3860 <__bss_end__@@Base+0x1e61b0> │ │ │ │ │ - stclvs 1, cr6, [r2], #-204 @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3868 <__bss_end__@@Base+0x1e61b8> │ │ │ │ │ + stmdaeq r5!, {r0, r1, r4, r5, r9, sl, fp} │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x6e6f6979 │ │ │ │ │ + cmpvs r6, r9, ror r0 │ │ │ │ │ cdpvs 12, 6, cr6, cr1, cr4, {3} │ │ │ │ │ rsbseq r6, pc, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e38a0 <__bss_end__@@Base+0x1e61f0> │ │ │ │ │ - @ instruction: 0x77617233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e38a8 <__bss_end__@@Base+0x1e61f8> │ │ │ │ │ + rsbseq r7, pc, r3, lsr r9 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - vnmulvs.f64 d22, d1, d19 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #101376 @ 0x18c00 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x0064696f │ │ │ │ │ svcvs 0x005f6f74 │ │ │ │ │ strbtvc r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ - cmnvs r0, r3, ror r1 │ │ │ │ │ + mrceq 6, 2, r5, cr6, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e38e8 <__bss_end__@@Base+0x1e6238> │ │ │ │ │ - rsbeq r6, r3, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e38f0 <__bss_end__@@Base+0x1e6240> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r9, ror r5 │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr9, {3} │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ strbvs r6, [r8, #-863]! @ 0xfffffca1 │ │ │ │ │ ldrbvc r6, [pc, -r3, ror #22] │ │ │ │ │ rsbvc r7, lr, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3930 <__bss_end__@@Base+0x1e6280> │ │ │ │ │ - ldclvs 13, cr6, [r0], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3938 <__bss_end__@@Base+0x1e6288> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r4, #-3952]! @ 0xfffff090 │ │ │ │ │ cmnvs r9, lr, ror #8 │ │ │ │ │ - stclcs 6, cr6, [pc, #-432]! @ 8e3978 <__bss_end__@@Base+0x1e62c8> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr2, {1} │ │ │ │ │ + cmnvs lr, #108, 10 @ 0x1b000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3980 <__bss_end__@@Base+0x1e62d0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3988 <__bss_end__@@Base+0x1e62d8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - stclcs 15, cr6, [ip, #-448]! @ 0xfffffe40 │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ + cmnvs ip, #112, 30 @ 0x1c0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e39c8 <__bss_end__@@Base+0x1e6318> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e39d0 <__bss_end__@@Base+0x1e6320> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ 8e39e0 <__bss_end__@@Base+0x1e6330> │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ 8e39e8 <__bss_end__@@Base+0x1e6338> │ │ │ │ │ + ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ strbvc r7, [r6, #-1637]! @ 0xfffff99b │ │ │ │ │ rsbseq r7, pc, lr, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3a08 <__bss_end__@@Base+0x1e6358> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3a10 <__bss_end__@@Base+0x1e6360> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcmi 0x00526e6f │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ cdpvs 8, 6, cr6, cr1, cr3, {3} │ │ │ │ │ cmnvs r6, r7, ror #10 │ │ │ │ │ - stclcs 6, cr6, [pc, #-456]! @ 8e3a30 <__bss_end__@@Base+0x1e6380> │ │ │ │ │ - svccs 0x00090f32 │ │ │ │ │ + cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3a50 <__bss_end__@@Base+0x1e63a0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3a58 <__bss_end__@@Base+0x1e63a8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - strbpl r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + svcpl 0x006e6f69 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ ldrbvc r6, [r2, #-2164]! @ 0xfffff78c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3a90 <__bss_end__@@Base+0x1e63e0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3a98 <__bss_end__@@Base+0x1e63e8> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stclcs 14, cr6, [pc, #-444]! @ 8e3abc <__bss_end__@@Base+0x1e640c> │ │ │ │ │ - svceq 0x00455432 │ │ │ │ │ + cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ andeq r7, r0, r9, ror #6 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3ad8 <__bss_end__@@Base+0x1e6428> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3ae0 <__bss_end__@@Base+0x1e6430> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ 8e3af4 <__bss_end__@@Base+0x1e6444> │ │ │ │ │ + ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ rsbscc r6, r4, #107520 @ 0x1a400 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3b18 <__bss_end__@@Base+0x1e6468> │ │ │ │ │ - rsbcs r6, sp, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3b20 <__bss_end__@@Base+0x1e6470> │ │ │ │ │ + strbvs r6, [ip, #-562]! @ 0xfffffdce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - @ instruction: 0x61206432 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r6, sp, r4, ror r5 │ │ │ │ │ mrcvs 1, 3, r6, cr2, cr6, {3} │ │ │ │ │ - mcrvs 13, 3, r6, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #7488 @ 0x1d40 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3b60 <__bss_end__@@Base+0x1e64b0> │ │ │ │ │ - @ instruction: 0x77617233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3b68 <__bss_end__@@Base+0x1e64b8> │ │ │ │ │ + subsvc r6, pc, #13056 @ 0x3300 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbtvc r6, [r3], #-629 @ 0xfffffd8b │ │ │ │ │ strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3b98 <__bss_end__@@Base+0x1e64e8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3ba0 <__bss_end__@@Base+0x1e64f0> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ rsbseq r7, pc, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3bd8 <__bss_end__@@Base+0x1e6528> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3be0 <__bss_end__@@Base+0x1e6530> │ │ │ │ │ + rsbvc r2, r3, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r2], #-3942 @ 0xfffff09a │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ - rsbvs r6, lr, #108, 10 @ 0x1b000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, lr, ip, ror #10 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3c28 <__bss_end__@@Base+0x1e6578> │ │ │ │ │ - mrcmi 6, 2, r4, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3c30 <__bss_end__@@Base+0x1e6580> │ │ │ │ │ + cmnvs r2, r3, lsr r2 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + cmnvs r2, r1, asr #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3c70 <__bss_end__@@Base+0x1e65c0> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ 8e3e2c <__bss_end__@@Base+0x1e677c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3c78 <__bss_end__@@Base+0x1e65c8> │ │ │ │ │ + @ instruction: 0x676f6c32 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cmnvs sp, ip, ror #10 │ │ │ │ │ + stclvs 5, cr6, [pc, #-432]! @ 8e3cac <__bss_end__@@Base+0x1e65fc> │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ ldrbvs r6, [r2, #-368]! @ 0xfffffe90 │ │ │ │ │ - rsbvc r6, r1, #116, 30 @ 0x1d0 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + smlsldxmi r6, pc, r4, pc @ │ │ │ │ │ + streq r0, [pc, #-2382] @ 8e351e <__bss_end__@@Base+0x1e5e6e> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3cb8 <__bss_end__@@Base+0x1e6608> │ │ │ │ │ - stmdbvs r7!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3cc0 <__bss_end__@@Base+0x1e6610> │ │ │ │ │ + mcreq 3, 0, r4, cr0, cr2, {1} │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stccs 5, cr6, [r5, #-432] @ 0xfffffe50 │ │ │ │ │ + cmnvs r9, #108, 10 @ 0x1b000000 │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ rsbvc r6, r2, #25856 @ 0x6500 │ │ │ │ │ - cdpvs 4, 6, cr7, cr1, cr15, {3} │ │ │ │ │ - rsbcs r6, sp, r4, ror #30 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3cf0 <__bss_end__@@Base+0x1e6640> │ │ │ │ │ - svcvs 0x00725f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3cf8 <__bss_end__@@Base+0x1e6648> │ │ │ │ │ + andeq r0, r6, r1, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8e3ecc <__bss_end__@@Base+0x1e681c> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8e3ed4 <__bss_end__@@Base+0x1e6824> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ vldmdbvs r5!, {d22-} │ │ │ │ │ svcpl 0x0072656d │ │ │ │ │ - rsbscs r6, r2, sp, ror #30 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + cmnvs r7, #436 @ 0x1b4 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3d38 <__bss_end__@@Base+0x1e6688> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ 8e3ef4 <__bss_end__@@Base+0x1e6844> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3d40 <__bss_end__@@Base+0x1e6690> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - strbvs r6, [r5, -pc, ror #8]! │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x676f7270 │ │ │ │ │ stclvs 1, cr6, [sp, #-456]! @ 0xfffffe38 │ │ │ │ │ - cdpvs 4, 6, cr6, cr5, cr15, {3} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ + cmncs r5, pc, ror #8 │ │ │ │ │ + movwmi r0, #32021 @ 0x7d15 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3d80 <__bss_end__@@Base+0x1e66d0> │ │ │ │ │ - ldrbvc r5, [r3, #-3889]! @ 0xfffff0cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3d88 <__bss_end__@@Base+0x1e66d8> │ │ │ │ │ + strbpl r4, [r3], #-305 @ 0xfffffecf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ cmnvs r2, r9, ror #12 │ │ │ │ │ rsbseq r6, r3, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3dc0 <__bss_end__@@Base+0x1e6710> │ │ │ │ │ - mcrvs 15, 3, r6, cr7, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3dc8 <__bss_end__@@Base+0x1e6718> │ │ │ │ │ + movtmi r2, #56370 @ 0xdc32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, r3, ror pc │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8e3dec <__bss_end__@@Base+0x1e673c> │ │ │ │ │ + rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvc r4!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - mrcmi 5, 2, r6, cr5, cr0, {3} │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ + rsbvc r6, r1, #112, 10 @ 0x1c000000 │ │ │ │ │ + rsbseq r7, pc, r4, ror r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3e08 <__bss_end__@@Base+0x1e6758> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3e10 <__bss_end__@@Base+0x1e6760> │ │ │ │ │ + @ instruction: 0x532c0532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ - stclvs 4, cr7, [pc, #-388]! @ 8e3e64 <__bss_end__@@Base+0x1e67b4> │ │ │ │ │ + stclvs 4, cr7, [pc, #-388]! @ 8e3e6c <__bss_end__@@Base+0x1e67bc> │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3e40 <__bss_end__@@Base+0x1e6790> │ │ │ │ │ - @ instruction: 0x77656931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3e48 <__bss_end__@@Base+0x1e6798> │ │ │ │ │ + stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ @ instruction: 0x77746172 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-464]! @ 8e3e68 <__bss_end__@@Base+0x1e67b8> │ │ │ │ │ + ldrbmi r2, [r2, #-3377] @ 0xfffff2cf │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3e88 <__bss_end__@@Base+0x1e67d8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3e90 <__bss_end__@@Base+0x1e67e0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], -r1, ror #24 │ │ │ │ │ + ldrbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ ldmdbvs r6!, {r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x6e6f6973 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3ec8 <__bss_end__@@Base+0x1e6818> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3ed0 <__bss_end__@@Base+0x1e6820> │ │ │ │ │ + @ instruction: 0x56565431 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r2, r9, ror #12 │ │ │ │ │ subsvs r6, pc, #457179136 @ 0x1b400000 │ │ │ │ │ - blvs 21bc670 <__bss_end__@@Base+0x1abefc0> │ │ │ │ │ + blvs 21bc678 <__bss_end__@@Base+0x1abefc8> │ │ │ │ │ ldrbvs r7, [pc], -r5, ror #8 │ │ │ │ │ - cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ - ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ + cmnvs sp, pc, ror #4 │ │ │ │ │ + rsbseq r7, pc, r9, ror r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3f08 <__bss_end__@@Base+0x1e6858> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3f10 <__bss_end__@@Base+0x1e6860> │ │ │ │ │ + ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - cmnvs r2, r1, asr #4 │ │ │ │ │ + rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ rsbsvc r6, r8, r3, ror r5 │ │ │ │ │ strbvs r6, [r4, #-3948]! @ 0xfffff094 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3f48 <__bss_end__@@Base+0x1e6898> │ │ │ │ │ - strbtvs r7, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3f50 <__bss_end__@@Base+0x1e68a0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr7, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ svcvs 0x0072635f │ │ │ │ │ - rsbvs r7, r1, #-872415231 @ 0xcc000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r3, ror r3 │ │ │ │ │ + strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3f80 <__bss_end__@@Base+0x1e68d0> │ │ │ │ │ - ldmdbvs r6!, {r1, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3f88 <__bss_end__@@Base+0x1e68d8> │ │ │ │ │ + rsbspl r6, r4, #800 @ 0x320 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ svcpl 0x0074656c │ │ │ │ │ strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ cmnvs r1, #95 @ 0x5f │ │ │ │ │ strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbvc r6, sp, r3, asr r9 │ │ │ │ │ + stmdbvs r6!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e3fe0 <__bss_end__@@Base+0x1e6930> │ │ │ │ │ - @ instruction: 0x532c0532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e3fe8 <__bss_end__@@Base+0x1e6938> │ │ │ │ │ + ldrbvs r6, [r4, #-306]! @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - svceq 0x0008736e │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ ldmdbvs pc, {r0, r5, r6, sl, fp, sp, lr}^ @ │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ strbtvc r6, [r3], #-1395 @ 0xfffffa8d │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + rsbvc r6, lr, r9, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4038 <__bss_end__@@Base+0x1e6988> │ │ │ │ │ - stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4040 <__bss_end__@@Base+0x1e6990> │ │ │ │ │ + rsbseq r7, pc, r3, lsr r9 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ cmnvs r8, ip, ror #30 │ │ │ │ │ @ instruction: 0x6c656b6e │ │ │ │ │ - ldrbtpl r7, [r3], #-561 @ 0xfffffdcf │ │ │ │ │ - stmdami sp!, {r0, r2, r3, r6, sl, fp, lr} │ │ │ │ │ + stclvs 5, cr6, [r3], #-196 @ 0xffffff3c │ │ │ │ │ + svcpl 0x00657261 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4088 <__bss_end__@@Base+0x1e69d8> │ │ │ │ │ - ldmdaeq r6, {r0, r1, r4, r5, r9, sl, fp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4090 <__bss_end__@@Base+0x1e69e0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - svceq 0x0073736c │ │ │ │ │ - ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ + ldrbvs r7, [r8, #-876]! @ 0xfffffc94 │ │ │ │ │ + ldrbvs r5, [r6, #-3940]! @ 0xfffff09c │ │ │ │ │ svcpl 0x00677562 │ │ │ │ │ svcvs 0x00706572 │ │ │ │ │ - cmnvs r9, #1912602624 @ 0x72000000 │ │ │ │ │ - stceq 3, cr7, [sp], {101} @ 0x65 │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e40e0 <__bss_end__@@Base+0x1e6a30> │ │ │ │ │ - stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e40e8 <__bss_end__@@Base+0x1e6a38> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbcs r7, r7, r2, asr #10 │ │ │ │ │ ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - cdpvs 14, 6, cr6, cr7, cr9, {3} │ │ │ │ │ + strbvs r6, [r7, #-3689]! @ 0xfffff197 │ │ │ │ │ svcvs 0x006d6525 │ │ │ │ │ rsbseq r6, pc, r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4130 <__bss_end__@@Base+0x1e6a80> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 8e42f0 <__bss_end__@@Base+0x1e6c40> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4138 <__bss_end__@@Base+0x1e6a88> │ │ │ │ │ + svceq 0x00455431 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 8e42f8 <__bss_end__@@Base+0x1e6c48> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmnmi r3, lr, ror #6 │ │ │ │ │ - ldrbpl r4, [r3], #-1357 @ 0xfffffab3 │ │ │ │ │ + cmnvs r4, lr, ror #6 │ │ │ │ │ + rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ rsbvc r7, pc, r0, ror r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbtpl r7, [r4], -r5, ror #6 │ │ │ │ │ - ldmdaeq sp, {r1, r2, r4, r6, r9, sl, fp}^ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4180 <__bss_end__@@Base+0x1e6ad0> │ │ │ │ │ - @ instruction: 0x532c0531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4188 <__bss_end__@@Base+0x1e6ad8> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbcc r7, [fp, #-869]! @ 0xfffffc9b │ │ │ │ │ + subspl r7, r5, #-1811939327 @ 0x94000001 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ strbtvc r6, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ - stmdbvs lr!, {r0, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbpl r5, [r6], -r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e41c8 <__bss_end__@@Base+0x1e6b18> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e41d0 <__bss_end__@@Base+0x1e6b20> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - subspl r4, r4, r6, asr #12 │ │ │ │ │ + ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stclvs 14, cr6, [r1], #-444 @ 0xfffffe44 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ - rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4200 <__bss_end__@@Base+0x1e6b50> │ │ │ │ │ - @ instruction: 0x512d0533 │ │ │ │ │ - blvs 21bc900 <__bss_end__@@Base+0x1abf250> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4208 <__bss_end__@@Base+0x1e6b58> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ + blvs 21bc908 <__bss_end__@@Base+0x1abf258> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - cmpvs r6, r4, ror r3 │ │ │ │ │ + rsbscs r7, r3, r4, ror r3 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ svcpl 0x00677673 │ │ │ │ │ - blvs 21bc964 <__bss_end__@@Base+0x1abf2b4> │ │ │ │ │ - strbvc r7, [pc, #-615]! @ 8e4179 <__bss_end__@@Base+0x1e6ac9> │ │ │ │ │ - stccs 4, cr6, [r5, #-440] @ 0xfffffe48 │ │ │ │ │ + blvs 21bc96c <__bss_end__@@Base+0x1abf2bc> │ │ │ │ │ + strbvc r7, [pc, #-615]! @ 8e4181 <__bss_end__@@Base+0x1e6ad1> │ │ │ │ │ + strbvs r6, [r4, #-1134]! @ 0xfffffb92 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4238 <__bss_end__@@Base+0x1e6b88> │ │ │ │ │ - cmnvc r9, #12544 @ 0x3100 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4240 <__bss_end__@@Base+0x1e6b90> │ │ │ │ │ + svcvs 0x00697431 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - cmnpl r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - stclcs 0, cr7, [r9, #-380]! @ 0xfffffe84 │ │ │ │ │ - @ instruction: 0x7e203a33 │ │ │ │ │ + cmnvs r9, #95 @ 0x5f │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4268 <__bss_end__@@Base+0x1e6bb8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4270 <__bss_end__@@Base+0x1e6bc0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - cmnvc r7, #108, 6 @ 0xb0000001 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ strbvs r7, [r5, #-614]! @ 0xfffffd9a │ │ │ │ │ rsbseq r6, pc, pc, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e42b0 <__bss_end__@@Base+0x1e6c00> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e42b8 <__bss_end__@@Base+0x1e6c08> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnmi r3, pc, ror #28 │ │ │ │ │ andeq r7, r0, pc, ror #4 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e42f0 <__bss_end__@@Base+0x1e6c40> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e42f8 <__bss_end__@@Base+0x1e6c48> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - mcrvs 2, 3, r7, cr5, cr3, {3} │ │ │ │ │ - strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ + stclcs 15, cr6, [lr, #-460]! @ 0xfffffe34 │ │ │ │ │ + mcrrmi 4, 4, r5, sp, cr8 │ │ │ │ │ svcvs 0x006c6662 │ │ │ │ │ rsbseq r7, pc, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4320 <__bss_end__@@Base+0x1e6c70> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4328 <__bss_end__@@Base+0x1e6c78> │ │ │ │ │ + ldclcs 5, cr5, [r0, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbscs r7, r3, r5, ror #4 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbvs r6, [pc], #-3706 @ 8e4508 <__bss_end__@@Base+0x1e6e58> │ │ │ │ │ + svceq 0x00737265 │ │ │ │ │ + subspl r3, r0, #15728640 @ 0xf00000 │ │ │ │ │ + ldrbvs r6, [pc], #-3706 @ 8e4510 <__bss_end__@@Base+0x1e6e60> │ │ │ │ │ rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ cmnvs lr, sp, ror #18 │ │ │ │ │ - rsbseq r7, r4, lr, ror #8 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4368 <__bss_end__@@Base+0x1e6cb8> │ │ │ │ │ - stmdavs lr, {r1, r4, r5, r9, sl, ip, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4370 <__bss_end__@@Base+0x1e6cc0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbsvc r7, r4, #7929856 @ 0x790000 │ │ │ │ │ - svcpl 0x00746361 │ │ │ │ │ + strbvs r6, [lr, #-2425]! @ 0xfffff687 │ │ │ │ │ + ldrbvs r7, [pc, #-609] @ 8e42fb <__bss_end__@@Base+0x1e6c4b> │ │ │ │ │ rsbvc r6, pc, #101711872 @ 0x6100000 │ │ │ │ │ rsbseq r7, pc, sp, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e43b0 <__bss_end__@@Base+0x1e6d00> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e43b8 <__bss_end__@@Base+0x1e6d08> │ │ │ │ │ + svceq 0x00455432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ + svcmi 0x00726f73 │ │ │ │ │ + movwne r4, #62804 @ 0xf554 │ │ │ │ │ rsbeq r6, lr, r4, ror r1 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e43f0 <__bss_end__@@Base+0x1e6d40> │ │ │ │ │ - svcmi 0x00542d31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e43f8 <__bss_end__@@Base+0x1e6d48> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 8e43f8 <__bss_end__@@Base+0x1e6d48> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ 8e4400 <__bss_end__@@Base+0x1e6d50> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r3, lr, ror #6 │ │ │ │ │ + rsbvc r7, sp, lr, ror #6 │ │ │ │ │ rsbseq r6, r8, sp, ror #2 │ │ │ │ │ rsbseq r7, pc, r0, asr r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8e4430 <__bss_end__@@Base+0x1e6d80> │ │ │ │ │ - strbtvc r6, [r3], #-3633 @ 0xfffff1cf │ │ │ │ │ - mrcvs 15, 3, r6, cr5, cr2, {3} │ │ │ │ │ - rsbseq r7, pc, r4, ror #18 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8e4438 <__bss_end__@@Base+0x1e6d88> │ │ │ │ │ + svcmi 0x00555131 │ │ │ │ │ strbpl r4, [r5], #-3370 @ 0xfffff2d6 │ │ │ │ │ stclcs 15, cr4, [r4, #-288] @ 0xfffffee0 │ │ │ │ │ movtmi r5, #58694 @ 0xe546 │ │ │ │ │ @ instruction: 0x4e4f4954 │ │ │ │ │ stmdbmi ip, {r0, r2, r3, r5, ip, lr}^ │ │ │ │ │ eoreq r5, sl, r3, asr r4 │ │ │ │ │ movtpl r4, #64579 @ 0xfc43 │ │ │ │ │ @@ -470118,15 +469632,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq lr, [r6], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r5, r0, asr #2 │ │ │ │ │ + adcseq r0, r5, r0, ror #2 │ │ │ │ │ adcseq r3, sp, r0, asr #27 │ │ │ │ │ cmpeq r3, r8, ror r3 │ │ │ │ │ adcseq r4, sp, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -470590,2048 +470104,2048 @@ │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbscs r7, r2, r3, ror #6 │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtvs r6, [r2], #-355 @ 0xfffffe9d │ │ │ │ │ - stclvs 14, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ - ldclvs 4, cr7, [r9, #-420]! @ 0xfffffe5c │ │ │ │ │ - svcmi 0x00557461 │ │ │ │ │ + cmpvs r2, r6, asr #32 │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8f5294 <__bss_end__@@Base+0x1f7be4> │ │ │ │ │ + rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x6c746965 │ │ │ │ │ + teqcc ip, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f52a8 <__bss_end__@@Base+0x1f7bf8> │ │ │ │ │ - stmdbeq r2, {r1, r4, r5, r8, sl, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f52b0 <__bss_end__@@Base+0x1f7c00> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbsvc r6, r8, sp, ror #2 │ │ │ │ │ strbvs r6, [lr, #-2419]! @ 0xfffff68d │ │ │ │ │ strbtvc r6, [lr], #-2407 @ 0xfffff699 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + strbtvs r6, [pc], #-3431 @ 8f549c <__bss_end__@@Base+0x1f7dec> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f52e8 <__bss_end__@@Base+0x1f7c38> │ │ │ │ │ - mrceq 2, 2, r5, cr4, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f52f0 <__bss_end__@@Base+0x1f7c40> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ addeq r2, lr, r0, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5320 <__bss_end__@@Base+0x1f7c70> │ │ │ │ │ - mrcmi 6, 2, r4, cr5, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5328 <__bss_end__@@Base+0x1f7c78> │ │ │ │ │ + addeq r2, lr, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ + rsbvc r6, r5, #805306375 @ 0x30000007 │ │ │ │ │ + ldmdaeq r1!, {r0, r1, r4, r5, r6, r9, sl, fp}^ │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r7, [r1], #-863 @ 0xfffffca1 │ │ │ │ │ strbtvc r7, [r1], #-629 @ 0xfffffd8b │ │ │ │ │ svcpl 0x006e6f69 │ │ │ │ │ ldrbvs r7, [r4, #-2149]! @ 0xfffff79b │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ - stclvs 15, cr6, [sp, #-440]! @ 0xfffffe48 │ │ │ │ │ - strbtpl r6, [r4], -r1, ror #28 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5378 <__bss_end__@@Base+0x1f7cc8> │ │ │ │ │ - cmpmi r2, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5380 <__bss_end__@@Base+0x1f7cd0> │ │ │ │ │ + rsbscs r6, r4, r3, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - mcreq 4, 2, r4, cr5, cr3, {1} │ │ │ │ │ + cmnvs r2, #461373440 @ 0x1b800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdavc r1!, {r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f53b8 <__bss_end__@@Base+0x1f7d08> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f53c0 <__bss_end__@@Base+0x1f7d10> │ │ │ │ │ + strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - @ instruction: 0x464d2c73 │ │ │ │ │ + addeq r2, lr, r3, ror r5 │ │ │ │ │ stmdbvs ip!, {r0, r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ addeq r2, lr, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f53e8 <__bss_end__@@Base+0x1f7d38> │ │ │ │ │ - mrceq 13, 2, r4, cr3, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f53f0 <__bss_end__@@Base+0x1f7d40> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - rsbvs r6, r1, #1687552 @ 0x19c000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r7, ror #30 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ andeq r7, r0, r1, ror #12 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5418 <__bss_end__@@Base+0x1f7d68> │ │ │ │ │ - strbvs r6, [ip, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5420 <__bss_end__@@Base+0x1f7d70> │ │ │ │ │ + ldclcs 8, cr6, [r9, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - svcvs 0x00726f73 │ │ │ │ │ - cmpvs r6, sp, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + stmdbeq pc, {r2, r3, r5, r6, r8, sl, sp, lr} @ │ │ │ │ │ cmnvs r9, #120, 8 @ 0x78000000 │ │ │ │ │ svcvs 0x00725f73 │ │ │ │ │ ldrbvs r6, [r4, #-372]! @ 0xfffffe8c │ │ │ │ │ cmnvs r5, #2080374785 @ 0x7c000001 │ │ │ │ │ cmnvs r4, pc, ror #28 │ │ │ │ │ - ldrbmi r7, [r3, #-2418] @ 0xfffff68e │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5468 <__bss_end__@@Base+0x1f7db8> │ │ │ │ │ - beq cc6aec <__bss_end__@@Base+0x5c943c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5470 <__bss_end__@@Base+0x1f7dc0> │ │ │ │ │ + bvc 23506f4 <_edata@@Base+0xfd6f4> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvs r5, #99614720 @ 0x5f00000 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - svceq 0x00095032 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f54a8 <__bss_end__@@Base+0x1f7df8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f54b0 <__bss_end__@@Base+0x1f7e00> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r4, #432013312 @ 0x19c00000 │ │ │ │ │ ldrbvs r7, [r2, #-629]! @ 0xfffffd8b │ │ │ │ │ stmdbvs r4!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ strbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ - ldclcs 2, cr7, [r9, #-444]! @ 0xfffffe44 │ │ │ │ │ - stcmi 6, cr0, [ip, #-196]! @ 0xffffff3c │ │ │ │ │ + cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f54f0 <__bss_end__@@Base+0x1f7e40> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f54f8 <__bss_end__@@Base+0x1f7e48> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldrbvs r6, [r2, #-2372]! @ 0xfffff6bc │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbvc r2, pc, r9, ror r0 @ │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + addeq r6, lr, r3, ror #18 │ │ │ │ │ strbtvc r6, [r1], #-3441 @ 0xfffff28f │ │ │ │ │ rsbseq r6, r8, r2, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5520 <__bss_end__@@Base+0x1f7e70> │ │ │ │ │ - ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5528 <__bss_end__@@Base+0x1f7e78> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - ldrbvs r6, [r4, #-359]! @ 0xfffffe99 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ cmnvs r6, r4, ror #10 │ │ │ │ │ svcpl 0x00746c75 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ - stclvs 3, cr6, [pc, #-380]! @ 8f55a8 <__bss_end__@@Base+0x1f7ef8> │ │ │ │ │ + stclvs 3, cr6, [pc, #-380]! @ 8f55b0 <__bss_end__@@Base+0x1f7f00> │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5580 <__bss_end__@@Base+0x1f7ed0> │ │ │ │ │ - strbtvc r6, [r3], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5588 <__bss_end__@@Base+0x1f7ed8> │ │ │ │ │ + andeq r0, r0, r1, lsr r2 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00737361 │ │ │ │ │ strbvs r5, [ip, #-3939]! @ 0xfffff09d │ │ │ │ │ strbtvs r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ subsvc r6, pc, r2, ror r5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f55b0 <__bss_end__@@Base+0x1f7f00> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f55b8 <__bss_end__@@Base+0x1f7f08> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - stclcs 3, cr7, [pc, #-432]! @ 8f55f0 <__bss_end__@@Base+0x1f7f40> │ │ │ │ │ - andeq r0, r0, r1, lsr r2 │ │ │ │ │ + cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cdpvs 15, 7, cr6, cr5, cr14, {3} │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5600 <__bss_end__@@Base+0x1f7f50> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5608 <__bss_end__@@Base+0x1f7f58> │ │ │ │ │ + rsbvc r7, pc, r1, lsr r2 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ - ldrbvs r6, [pc], #-1398 @ 8f57ec <__bss_end__@@Base+0x1f813c> │ │ │ │ │ + ldrbvs r6, [pc], #-1398 @ 8f57f4 <__bss_end__@@Base+0x1f8144> │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr9, {3} │ │ │ │ │ @ instruction: 0x6e6f6973 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5650 <__bss_end__@@Base+0x1f7fa0> │ │ │ │ │ - rsbvc r7, r1, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5658 <__bss_end__@@Base+0x1f7fa8> │ │ │ │ │ + andeq r0, r0, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - andeq r0, r0, r1, lsr r2 │ │ │ │ │ + cmnvs r3, #1761607680 @ 0x69000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r5, r2, ror #4 │ │ │ │ │ addeq r2, lr, fp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5690 <__bss_end__@@Base+0x1f7fe0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5698 <__bss_end__@@Base+0x1f7fe8> │ │ │ │ │ + stclvs 15, cr6, [sp, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ ldrbvc r7, [r3, #-1390]! @ 0xfffffa92 │ │ │ │ │ addeq r2, lr, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f56d8 <__bss_end__@@Base+0x1f8028> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f56e0 <__bss_end__@@Base+0x1f8030> │ │ │ │ │ + stmdbvc r2!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ 8f572c <__bss_end__@@Base+0x1f807c> │ │ │ │ │ + andeq r0, r0, r2, lsr r2 │ │ │ │ │ ldrbvc r6, [r3, #-3701]! @ 0xfffff18b │ │ │ │ │ addeq r2, lr, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5718 <__bss_end__@@Base+0x1f8068> │ │ │ │ │ - rsbcs r6, sp, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5720 <__bss_end__@@Base+0x1f8070> │ │ │ │ │ + strbvs r6, [ip, #-562]! @ 0xfffffdce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, r1, #115 @ 0x73 │ │ │ │ │ svcpl 0x00366573 │ │ │ │ │ svcvs 0x00636564 │ │ │ │ │ - rsbscs r6, r3, r4, ror #10 │ │ │ │ │ + rsbsvc r6, r0, #100, 10 @ 0x19000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5760 <__bss_end__@@Base+0x1f80b0> │ │ │ │ │ - rsbseq r6, r3, r3, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5768 <__bss_end__@@Base+0x1f80b8> │ │ │ │ │ + ldrbtvs r6, [r2], #-3891 @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvc r6, [r8, #-883]! @ 0xfffffc8d │ │ │ │ │ svcvs 0x00633272 │ │ │ │ │ - rsbvs r7, r1, #109 @ 0x6d │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, sp, rrx │ │ │ │ │ + strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f57a8 <__bss_end__@@Base+0x1f80f8> │ │ │ │ │ - addeq r2, lr, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f57b0 <__bss_end__@@Base+0x1f8100> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + stmdbvc ip!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldrbtvs r6, [r4], #-1389 @ 0xfffffa93 │ │ │ │ │ strbtvc r7, [r9], -r5, ror #4 │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f57f0 <__bss_end__@@Base+0x1f8140> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f57f8 <__bss_end__@@Base+0x1f8148> │ │ │ │ │ + andeq r0, r0, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svcvs 0x00726f73 │ │ │ │ │ - cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ + blvs 25917a4 <_edata@@Base+0x33e7a4> │ │ │ │ │ + cdpvs 5, 6, cr6, cr9, cr12, {3} │ │ │ │ │ rsbsvc r7, r1, #-1543503871 @ 0xa4000001 │ │ │ │ │ addeq r2, lr, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5830 <__bss_end__@@Base+0x1f8180> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5838 <__bss_end__@@Base+0x1f8188> │ │ │ │ │ + andeq r0, r0, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldmdbvs r2!, {r0, r3, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - andeq r7, r1, r5, ror #6 │ │ │ │ │ + rsbvc r6, sp, r9, ror pc │ │ │ │ │ + svcpl 0x006b6361 │ │ │ │ │ cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ addeq r2, lr, r8, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5878 <__bss_end__@@Base+0x1f81c8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5880 <__bss_end__@@Base+0x1f81d0> │ │ │ │ │ + andeq r3, r1, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - addeq r2, lr, r5, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r6, [r1], #-1384 @ 0xfffffa98 │ │ │ │ │ @ instruction: 0x676e615f │ │ │ │ │ stccc 5, cr6, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ - andeq r3, r1, r1, lsr lr │ │ │ │ │ + mcrvs 14, 3, r3, cr15, cr1, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f58d0 <__bss_end__@@Base+0x1f8220> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f58d8 <__bss_end__@@Base+0x1f8228> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 8f5918 <__bss_end__@@Base+0x1f8268> │ │ │ │ │ + andeq r3, r1, r1, lsr r4 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ 8f5900 <__bss_end__@@Base+0x1f8250> │ │ │ │ │ + stclvs 0, cr7, [pc], #-444 @ 8f5908 <__bss_end__@@Base+0x1f8258> │ │ │ │ │ ldrbvs r5, [r2, #-3961]! @ 0xfffff087 │ │ │ │ │ - cdpvs 5, 7, cr7, cr2, cr3, {3} │ │ │ │ │ + cmnvs r2, r3, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5918 <__bss_end__@@Base+0x1f8268> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5920 <__bss_end__@@Base+0x1f8270> │ │ │ │ │ + ldrbtvc r6, [r3], #-2355 @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbsvc r6, r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ ldrbvc r6, [r4, #-374]! @ 0xfffffe8a │ │ │ │ │ - rsbvs r6, r1, #478150656 @ 0x1c800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r2, ror r5 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5970 <__bss_end__@@Base+0x1f82c0> │ │ │ │ │ - eorvc r6, r0, r2, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5978 <__bss_end__@@Base+0x1f82c8> │ │ │ │ │ + cmnvs r9, r2, lsr sp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + rsbvs r7, r1, #855638016 @ 0x33000000 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - cdpvs 12, 6, cr6, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #24832 @ 0x6100 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f59c0 <__bss_end__@@Base+0x1f8310> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f59c8 <__bss_end__@@Base+0x1f8318> │ │ │ │ │ + mcrcs 1, 0, r6, cr0, cr2, {1} │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8f59d4 <__bss_end__@@Base+0x1f8324> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8f59dc <__bss_end__@@Base+0x1f832c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 8f5a0c <__bss_end__@@Base+0x1f835c> │ │ │ │ │ + ldrbvs r6, [r2, #-561]! @ 0xfffffdcf │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvc r6, pc, #7104 @ 0x1bc0 │ │ │ │ │ ldclvs 7, cr6, [r5], #-404 @ 0xfffffe6c │ │ │ │ │ ldrbvs r7, [pc, -r1, ror #4] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5a08 <__bss_end__@@Base+0x1f8358> │ │ │ │ │ - strbtvc r6, [pc], #-3123 @ 8f5bc4 <__bss_end__@@Base+0x1f8514> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5a10 <__bss_end__@@Base+0x1f8360> │ │ │ │ │ + cmnvc r5, #13369344 @ 0xcc0000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 8f5a48 <__bss_end__@@Base+0x1f8398> │ │ │ │ │ - strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r7, r1, #115 @ 0x73 │ │ │ │ │ svcpl 0x00366573 │ │ │ │ │ svcvs 0x00707865 │ │ │ │ │ - cmpvs r6, r2, ror r4 │ │ │ │ │ + rsbscs r7, r3, r2, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5a50 <__bss_end__@@Base+0x1f83a0> │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5a58 <__bss_end__@@Base+0x1f83a8> │ │ │ │ │ + ldrbvs r2, [r2, #-3635]! @ 0xfffff1cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r9, sp, lr}^ │ │ │ │ │ addeq r7, lr, r3, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5a90 <__bss_end__@@Base+0x1f83e0> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5a98 <__bss_end__@@Base+0x1f83e8> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5ac8 <__bss_end__@@Base+0x1f8418> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5ad0 <__bss_end__@@Base+0x1f8420> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ stmdbvc r1!, {r0, r1, r2, r3, r4, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r9, -ip, ror #10]! │ │ │ │ │ - stmdbvs lr!, {r3, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r0, r0, r8, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5b10 <__bss_end__@@Base+0x1f8460> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5b18 <__bss_end__@@Base+0x1f8468> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ stclvs 15, cr6, [r1], #-400 @ 0xfffffe70 │ │ │ │ │ svcvs 0x00786d6c │ │ │ │ │ - cmnvc r1, #112, 6 @ 0xc0000001 │ │ │ │ │ - addeq r2, lr, r5, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5b48 <__bss_end__@@Base+0x1f8498> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5b50 <__bss_end__@@Base+0x1f84a0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5b98 <__bss_end__@@Base+0x1f84e8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5ba0 <__bss_end__@@Base+0x1f84f0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ strbtvc r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cdpvs 5, 6, cr6, cr9, cr12, {3} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [r2, #-2414]! @ 0xfffff692 │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + andeq r0, r0, lr, rrx │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5be8 <__bss_end__@@Base+0x1f8538> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5bf0 <__bss_end__@@Base+0x1f8540> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ + rsbsvc r6, r2, r3, ror pc │ │ │ │ │ + @ instruction: 0x61207475 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - ldclvs 2, cr7, [pc, #-444] @ 8f5c18 <__bss_end__@@Base+0x1f8568> │ │ │ │ │ - ldrbvs r7, [pc], #-2145 @ 8f5dd8 <__bss_end__@@Base+0x1f8728> │ │ │ │ │ + ldclvs 2, cr7, [pc, #-444] @ 8f5c20 <__bss_end__@@Base+0x1f8570> │ │ │ │ │ + ldrbvs r7, [pc], #-2145 @ 8f5de0 <__bss_end__@@Base+0x1f8730> │ │ │ │ │ ldrbvs r6, [r2, #-1893]! @ 0xfffff89b │ │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ + strbvc r6, [r5, -r5, ror #22]! │ │ │ │ │ + cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5c38 <__bss_end__@@Base+0x1f8588> │ │ │ │ │ - strbvs r7, [r7, #-561]! @ 0xfffffdcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5c40 <__bss_end__@@Base+0x1f8590> │ │ │ │ │ + rsbeq r6, r3, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbspl r6, r3, #24832 @ 0x6100 │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldrbvs r6, [sl, #-2413]! @ 0xfffff693 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5c78 <__bss_end__@@Base+0x1f85c8> │ │ │ │ │ - addeq r2, lr, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5c80 <__bss_end__@@Base+0x1f85d0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ ldclvs 1, cr6, [r9], #-456 @ 0xfffffe38 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ + cmnvc r9, #108, 24 @ 0x6c00 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5cc0 <__bss_end__@@Base+0x1f8610> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5cc8 <__bss_end__@@Base+0x1f8618> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ rsbvc r7, pc, r0, ror r2 @ │ │ │ │ │ cmnvc r2, #-2147483619 @ 0x8000001d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5cf0 <__bss_end__@@Base+0x1f8640> │ │ │ │ │ - andeq r7, r0, r1, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5cf8 <__bss_end__@@Base+0x1f8648> │ │ │ │ │ + svcvs 0x00725f31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ svcvs 0x00636e72 │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr13, {3} │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5d38 <__bss_end__@@Base+0x1f8688> │ │ │ │ │ - stclvs 13, cr6, [r1], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5d40 <__bss_end__@@Base+0x1f8690> │ │ │ │ │ + rsbseq r6, r4, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ 8f59ae <__bss_end__@@Base+0x1f82fe> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 8f59b6 <__bss_end__@@Base+0x1f8306> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ + cmnvs r4, #482344960 @ 0x1cc00000 │ │ │ │ │ + rsbseq r6, r2, r8, ror #2 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ strbtvc r6, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ - stmdbvs lr!, {r0, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r1, r0, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5d90 <__bss_end__@@Base+0x1f86e0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5d98 <__bss_end__@@Base+0x1f86e8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ rsbeq r6, r7, r9, ror #12 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5dc0 <__bss_end__@@Base+0x1f8710> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5dc8 <__bss_end__@@Base+0x1f8718> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ cmnvs r4, pc, asr r3 │ │ │ │ │ - rsbseq r7, r3, r4, ror r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + mrcvs 5, 3, r7, cr3, cr4, {3} │ │ │ │ │ + stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5e08 <__bss_end__@@Base+0x1f8758> │ │ │ │ │ - andeq r0, r0, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5e10 <__bss_end__@@Base+0x1f8760> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ cmnvs r5, #-2080374783 @ 0x84000001 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5e40 <__bss_end__@@Base+0x1f8790> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5e48 <__bss_end__@@Base+0x1f8798> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 8f5e48 <__bss_end__@@Base+0x1f8798> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ 8f5e50 <__bss_end__@@Base+0x1f87a0> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [lr, #-440] @ 0xfffffe48 │ │ │ │ │ svcvs 0x006d6564 │ │ │ │ │ ldrbvs r7, [r2, #-1641]! @ 0xfffff997 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5e80 <__bss_end__@@Base+0x1f87d0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5e88 <__bss_end__@@Base+0x1f87d8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ 8f5eb4 <__bss_end__@@Base+0x1f8804> │ │ │ │ │ + smladxeq sp, r3, r5, r1 │ │ │ │ │ svcvs 0x00776f72 │ │ │ │ │ addeq r2, lr, r0, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5ec8 <__bss_end__@@Base+0x1f8818> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5ed0 <__bss_end__@@Base+0x1f8820> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-388]! @ 8f5f34 <__bss_end__@@Base+0x1f8884> │ │ │ │ │ + mcreq 5, 0, r4, cr15, cr2, {1} │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5f18 <__bss_end__@@Base+0x1f8868> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5f20 <__bss_end__@@Base+0x1f8870> │ │ │ │ │ + strbtvc r7, [r1], #-1074 @ 0xfffffbce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ 8f5f74 <__bss_end__@@Base+0x1f88c4> │ │ │ │ │ + strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ strbvs r6, [lr, #-1383]! @ 0xfffffa99 │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ stmdbvs lr!, {r1, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [pc], #-1396 @ 8f6118 <__bss_end__@@Base+0x1f8a68> │ │ │ │ │ + ldrbvs r6, [pc], #-1396 @ 8f6120 <__bss_end__@@Base+0x1f8a70> │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ - rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + strbeq r7, [r5, #-1125]! @ 0xfffffb9b │ │ │ │ │ + strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5f78 <__bss_end__@@Base+0x1f88c8> │ │ │ │ │ - addeq r2, lr, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5f80 <__bss_end__@@Base+0x1f88d0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbmi r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cdpvs 14, 6, cr6, cr15, cr3, {3} │ │ │ │ │ svcpl 0x0074656d │ │ │ │ │ strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ - stmdaeq r4, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f5fc0 <__bss_end__@@Base+0x1f8910> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ 8f617c <__bss_end__@@Base+0x1f8acc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f5fc8 <__bss_end__@@Base+0x1f8918> │ │ │ │ │ + rsbcs r6, lr, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + stmdaeq r6, {r0, r1, r4, r5, r9, sl, fp} │ │ │ │ │ strbvc r6, [r1, -r8, ror #10]! │ │ │ │ │ svcpl 0x00646f6f │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbvs r6, [r4, #-872]! @ 0xfffffc98 │ │ │ │ │ + ldmdbeq r4, {r3, r5, r6, r9, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6008 <__bss_end__@@Base+0x1f8958> │ │ │ │ │ - svcvs 0x00706933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6010 <__bss_end__@@Base+0x1f8960> │ │ │ │ │ + ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmpvs r6, r8, ror #6 │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + rsbcs r7, ip, r8, ror #6 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ - strbtvc r6, [pc], #-607 @ 8f61f4 <__bss_end__@@Base+0x1f8b44> │ │ │ │ │ - mcrvs 15, 3, r6, cr13, cr4, {3} │ │ │ │ │ - stccs 15, cr0, [r6], {115} @ 0x73 │ │ │ │ │ + strbtvc r6, [pc], #-607 @ 8f61fc <__bss_end__@@Base+0x1f8b4c> │ │ │ │ │ + stclvs 15, cr6, [sp, #-464]! @ 0xfffffe30 │ │ │ │ │ + stclvs 1, cr6, [ip], #-380 @ 0xfffffe84 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6050 <__bss_end__@@Base+0x1f89a0> │ │ │ │ │ - svceq 0x00455432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6058 <__bss_end__@@Base+0x1f89a8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ @ instruction: 0x766e695f │ │ │ │ │ ldrbvs r7, [r3, #-613]! @ 0xfffffd9b │ │ │ │ │ cmnvs r5, pc, asr r2 │ │ │ │ │ strbtvs r5, [r6], -ip, ror #30 │ │ │ │ │ - stmdbeq lr, {r2, r4, r5, r6, r9, sl, ip, lr} │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ + rsbsvc r6, r5, #116, 6 @ 0xd0000001 │ │ │ │ │ + rsbeq r6, r4, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f60a0 <__bss_end__@@Base+0x1f89f0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f60a8 <__bss_end__@@Base+0x1f89f8> │ │ │ │ │ + svceq 0x00080a31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subspl r4, r4, r6, asr #12 │ │ │ │ │ strbcc r4, [fp, #-833] @ 0xfffffcbf │ │ │ │ │ - blvs 248e84c <_edata@@Base+0x23b84c> │ │ │ │ │ + mcrrmi 3, 4, r4, r4, cr7 │ │ │ │ │ ldrbvs r7, [r0, #-97]! @ 0xffffff9f │ │ │ │ │ stmdbvs r6!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-432]! @ 8f60e8 <__bss_end__@@Base+0x1f8a38> │ │ │ │ │ + streq r0, [pc, #-2099] @ 8f5a69 <__bss_end__@@Base+0x1f83b9> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f60e8 <__bss_end__@@Base+0x1f8a38> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f60f0 <__bss_end__@@Base+0x1f8a40> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - cmncc r4, r4, ror fp │ │ │ │ │ - strdeq r2, [lr], r0 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ - ldclcs 6, cr6, [r4, #-408]! @ 0xfffffe68 │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ + cmnvs r4, #106954752 @ 0x6600000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6140 <__bss_end__@@Base+0x1f8a90> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6148 <__bss_end__@@Base+0x1f8a98> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ 8f5d00 <__bss_end__@@Base+0x1f8650> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ 8f5d08 <__bss_end__@@Base+0x1f8658> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - cmnvs lr, #7296 @ 0x1c80 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 13, 3, r6, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ subsvc r7, pc, r5, ror #16 │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6198 <__bss_end__@@Base+0x1f8ae8> │ │ │ │ │ - svcvs 0x00725033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f61a0 <__bss_end__@@Base+0x1f8af0> │ │ │ │ │ + stccs 15, cr0, [r6], {51} @ 0x33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 8f61d8 <__bss_end__@@Base+0x1f8b28> │ │ │ │ │ - streq r0, [pc, #-2353] @ 8f5a4b <__bss_end__@@Base+0x1f839b> │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r6, [lr], #-293 @ 0xfffffedb │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f61d8 <__bss_end__@@Base+0x1f8b28> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f61e0 <__bss_end__@@Base+0x1f8b30> │ │ │ │ │ + rsbvc r6, sp, r3, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 8f6234 <__bss_end__@@Base+0x1f8b84> │ │ │ │ │ + smlaldxmi r5, pc, r3, r2 @ │ │ │ │ │ strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ stclvs 3, cr7, [r9], #-448 @ 0xfffffe40 │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6228 <__bss_end__@@Base+0x1f8b78> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6230 <__bss_end__@@Base+0x1f8b80> │ │ │ │ │ + strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvc r4, #482344960 @ 0x1cc00000 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x00736261 │ │ │ │ │ ldrbvs r7, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ │ cmnvs r5, pc, asr r2 │ │ │ │ │ ldmdbvs r4!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - ldrbvs r6, [r4, #-1389]! @ 0xfffffa93 │ │ │ │ │ - @ instruction: 0x61207374 │ │ │ │ │ + strpl r6, [r0, #-1389]! @ 0xfffffa93 │ │ │ │ │ + stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6278 <__bss_end__@@Base+0x1f8bc8> │ │ │ │ │ - rsbvc r6, pc, #52428800 @ 0x3200000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6280 <__bss_end__@@Base+0x1f8bd0> │ │ │ │ │ + @ instruction: 0x676f7432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - svceq 0x00746e65 │ │ │ │ │ + cmnvs r4, r5, ror #28 │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f62c0 <__bss_end__@@Base+0x1f8c10> │ │ │ │ │ - rsbvc r6, pc, #52428800 @ 0x3200000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f62c8 <__bss_end__@@Base+0x1f8c18> │ │ │ │ │ + @ instruction: 0x676f7432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ stmdbvs fp!, {r0, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - rsbscs r7, r2, r5, ror #4 │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + cmnvc r5, #1342177286 @ 0x50000006 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6318 <__bss_end__@@Base+0x1f8c68> │ │ │ │ │ - rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6320 <__bss_end__@@Base+0x1f8c70> │ │ │ │ │ + cmnpl r1, #268435459 @ 0x10000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - strbtvs r7, [r5], #-2675 @ 0xfffff58d │ │ │ │ │ - ldmdaeq r7, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 5, cr6, [r1], #-328 @ 0xfffffeb8 │ │ │ │ │ strbtvs r6, [lr], -r0, lsr #18 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - mcrrmi 5, 7, r5, r1, cr9 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6360 <__bss_end__@@Base+0x1f8cb0> │ │ │ │ │ - rsbvc r7, pc, #822083584 @ 0x31000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6368 <__bss_end__@@Base+0x1f8cb8> │ │ │ │ │ + cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbmi r2, [r3, #-3187] @ 0xfffff38d │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ - cmnvs r5, #268435462 @ 0x10000006 │ │ │ │ │ - eorpl r7, r0, #104, 18 @ 0x1a0000 │ │ │ │ │ + svcvs 0x00657261 │ │ │ │ │ + cmpvs r6, sp, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f63a8 <__bss_end__@@Base+0x1f8cf8> │ │ │ │ │ - smlaldxmi r6, r1, r2, r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f63b0 <__bss_end__@@Base+0x1f8d00> │ │ │ │ │ + addeq r2, lr, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbeq r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ cmnvc r2, #-2147483624 @ 0x80000018 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 8f659c <__bss_end__@@Base+0x1f8eec> │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 8f65a4 <__bss_end__@@Base+0x1f8ef4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f63f0 <__bss_end__@@Base+0x1f8d40> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f63f8 <__bss_end__@@Base+0x1f8d48> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + cdpeq 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ andeq r3, r0, lr, lsr sp │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6438 <__bss_end__@@Base+0x1f8d88> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6440 <__bss_end__@@Base+0x1f8d90> │ │ │ │ │ + ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00206c61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbvc r7, [r3, #-111]! @ 0xffffff91 │ │ │ │ │ rsbseq r7, r4, r2, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6468 <__bss_end__@@Base+0x1f8db8> │ │ │ │ │ - strbpl r7, [pc], #-817 @ 8f6624 <__bss_end__@@Base+0x1f8f74> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6470 <__bss_end__@@Base+0x1f8dc0> │ │ │ │ │ + rsbeq r7, r8, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbmi r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ rsbeq r6, ip, r0, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f64a8 <__bss_end__@@Base+0x1f8df8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f64b0 <__bss_end__@@Base+0x1f8e00> │ │ │ │ │ + svceq 0x00094e32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbtvs r7, [r6], -r5, ror #6 │ │ │ │ │ + stclvs 3, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ strbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ rsbvc r5, pc, #108, 30 @ 0x1b0 │ │ │ │ │ strbtvc r6, [lr], #-1385 @ 0xfffffa97 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - subspl r7, r2, lr, ror #6 │ │ │ │ │ - stccs 15, cr0, [r6], {10} │ │ │ │ │ + strbtvs r6, [r1], #-1390 @ 0xfffffa92 │ │ │ │ │ + cmnvc r1, #6225920 @ 0x5f0000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f64f8 <__bss_end__@@Base+0x1f8e48> │ │ │ │ │ - cmnvs r2, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6500 <__bss_end__@@Base+0x1f8e50> │ │ │ │ │ + subpl r4, r4, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ subsvs r7, pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbvc r7, r1, #105 @ 0x69 │ │ │ │ │ ldrbvs r6, [r4, #-2420]! @ 0xfffff68c │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6538 <__bss_end__@@Base+0x1f8e88> │ │ │ │ │ - stmdbvs r0!, {r0, r1, r4, r5, sl, ip, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6540 <__bss_end__@@Base+0x1f8e90> │ │ │ │ │ + strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 8f6580 <__bss_end__@@Base+0x1f8ed0> │ │ │ │ │ + movtpl r4, #27953 @ 0x6d31 │ │ │ │ │ mcrvs 5, 3, r7, cr2, cr3, {3} │ │ │ │ │ ldmdbvs r3!, {r0, r2, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs lr, #109 @ 0x6d │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr7, cr1, cr13, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6580 <__bss_end__@@Base+0x1f8ed0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6588 <__bss_end__@@Base+0x1f8ed8> │ │ │ │ │ + rsbvc r6, sp, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - svccs 0x00736e6f │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r6, [lr], #-3940 @ 0xfffff09c │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - stclcs 2, cr7, [pc, #-444]! @ 8f65b4 <__bss_end__@@Base+0x1f8f04> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr1, {1} │ │ │ │ │ + cmnvs lr, #-268435450 @ 0xf0000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f65c8 <__bss_end__@@Base+0x1f8f18> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f65d0 <__bss_end__@@Base+0x1f8f20> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svceq 0x00617262 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00646578 │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ - svcmi 0x0055726f │ │ │ │ │ + cdpvs 2, 6, cr7, cr15, cr15, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6620 <__bss_end__@@Base+0x1f8f70> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6628 <__bss_end__@@Base+0x1f8f78> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + movweq r4, #62770 @ 0xf532 │ │ │ │ │ strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ cdpvs 1, 6, cr6, cr14, cr13, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6660 <__bss_end__@@Base+0x1f8fb0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6668 <__bss_end__@@Base+0x1f8fb8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - mcrvs 3, 3, r7, cr15, cr3, {3} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - cmnvc r9, #-1543503871 @ 0xa4000001 │ │ │ │ │ - rsbcs r6, lr, r3, ror pc │ │ │ │ │ + strbtvs r6, [lr], #-873 @ 0xfffffc97 │ │ │ │ │ + strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f66b0 <__bss_end__@@Base+0x1f9000> │ │ │ │ │ - mcreq 12, 3, r6, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f66b8 <__bss_end__@@Base+0x1f9008> │ │ │ │ │ + svcpl 0x00796c32 │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbpl r6, [r1, #-1388] @ 0xfffffa94 │ │ │ │ │ - stclvs 3, cr7, [pc], #-420 @ 8f66ec <__bss_end__@@Base+0x1f903c> │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ + stclvs 3, cr7, [pc], #-420 @ 8f66f4 <__bss_end__@@Base+0x1f9044> │ │ │ │ │ svcpl 0x00657461 │ │ │ │ │ svcpl 0x00747277 │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f66f8 <__bss_end__@@Base+0x1f9048> │ │ │ │ │ - uqasxvc r6, ip, r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6700 <__bss_end__@@Base+0x1f9050> │ │ │ │ │ + ldmdaeq r1!, {r0, r4, r5, r9, sl, fp} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnpl r3, pc, ror #28 │ │ │ │ │ + cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ ldrbtvc r6, [r8], #-365 @ 0xfffffe93 │ │ │ │ │ rsbvc r7, pc, #1589248 @ 0x184000 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #100, 10 @ 0x19000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6740 <__bss_end__@@Base+0x1f9090> │ │ │ │ │ - rsbvs r7, pc, #536870915 @ 0x20000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6748 <__bss_end__@@Base+0x1f9098> │ │ │ │ │ + streq r0, [pc, #-2354] @ 8f5fd2 <__bss_end__@@Base+0x1f8922> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvs ip, r5, ror #6 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00207365 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ svcvs 0x00696e75 │ │ │ │ │ addeq r2, lr, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6780 <__bss_end__@@Base+0x1f90d0> │ │ │ │ │ - stclvs 6, cr6, [r9], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6788 <__bss_end__@@Base+0x1f90d8> │ │ │ │ │ + @ instruction: 0x56565432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f67b8 <__bss_end__@@Base+0x1f9108> │ │ │ │ │ - stmdbeq sp, {r1, r4, r5, r9, ip, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f67c0 <__bss_end__@@Base+0x1f9110> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ @ instruction: 0x66656670 │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ - cmnpl r9, r4, ror r1 │ │ │ │ │ - ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ + stclvs 5, cr6, [r1], #-464 @ 0xfffffe30 │ │ │ │ │ + ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6800 <__bss_end__@@Base+0x1f9150> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6808 <__bss_end__@@Base+0x1f9158> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbsvc r6, r9, #108, 2 │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr3, {3} │ │ │ │ │ + cmnvs r9, ip, ror #2 │ │ │ │ │ + ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ strbvs r7, [sp, #-1395]! @ 0xfffffa8d │ │ │ │ │ mcrvs 0, 3, r7, cr1, cr8, {3} │ │ │ │ │ - ldmdbvs r8!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-400]! @ 8f6868 <__bss_end__@@Base+0x1f91b8> │ │ │ │ │ + ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6848 <__bss_end__@@Base+0x1f9198> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6850 <__bss_end__@@Base+0x1f91a0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - addeq r2, lr, r3, ror r5 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r6!, {r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ addeq r6, lr, r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6890 <__bss_end__@@Base+0x1f91e0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6898 <__bss_end__@@Base+0x1f91e8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x6c6c696b │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - ldclcs 8, cr7, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ - svcmi 0x00545331 │ │ │ │ │ + cmnvs r4, #6619136 @ 0x650000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f68d8 <__bss_end__@@Base+0x1f9228> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f68e0 <__bss_end__@@Base+0x1f9230> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - cmnvc r9, #460 @ 0x1cc │ │ │ │ │ - rsbeq r6, lr, r3, ror pc │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r7, r0, r5, ror #12 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6918 <__bss_end__@@Base+0x1f9268> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6920 <__bss_end__@@Base+0x1f9270> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svceq 0x00096e6f │ │ │ │ │ + ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ rsbcc r7, r9, #112, 10 @ 0x1c000000 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ - svcmi 0x00555165 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6960 <__bss_end__@@Base+0x1f92b0> │ │ │ │ │ - @ instruction: 0x060f0a32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6968 <__bss_end__@@Base+0x1f92b8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00697365 │ │ │ │ │ + ldrbvs r7, [r2, #-869] @ 0xfffffc9b │ │ │ │ │ @ instruction: 0x76657273 │ │ │ │ │ ldrbvs r7, [r3, #-613]! @ 0xfffffd9b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f69a0 <__bss_end__@@Base+0x1f92f0> │ │ │ │ │ - ldrbvs r5, [r3, #-3891]! @ 0xfffff0cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f69a8 <__bss_end__@@Base+0x1f92f8> │ │ │ │ │ + bcs 2753430 <_edata@@Base+0x500430> │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - stclcs 6, cr6, [pc, #-412]! @ 8f69d4 <__bss_end__@@Base+0x1f9324> │ │ │ │ │ - mcrmi 3, 1, r0, cr15, cr2, {1} │ │ │ │ │ + cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ strbvs r6, [lr, #-1383]! @ 0xfffffa99 │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ stmdbvs lr!, {r1, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [pc], #-1396 @ 8f6b88 <__bss_end__@@Base+0x1f94d8> │ │ │ │ │ + ldrbvs r6, [pc], #-1396 @ 8f6b90 <__bss_end__@@Base+0x1f94e0> │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ - rsbcs r7, r5, r5, ror #8 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + strbvs r7, [r5, #-1125]! @ 0xfffffb9b │ │ │ │ │ + stclvs 15, cr5, [r1], #-432 @ 0xfffffe50 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f69e8 <__bss_end__@@Base+0x1f9338> │ │ │ │ │ - rsbscs r6, r4, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f69f0 <__bss_end__@@Base+0x1f9340> │ │ │ │ │ + cmpmi r3, r2, lsr r4 │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, r2, ror #24 │ │ │ │ │ + rsbcs r6, r5, r2, ror #24 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ stmdbvs pc!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ @ │ │ │ │ │ mcrvs 3, 3, r7, cr15, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6a30 <__bss_end__@@Base+0x1f9380> │ │ │ │ │ - addeq r2, lr, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6a38 <__bss_end__@@Base+0x1f9388> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + cmnvs r5, r2, ror #24 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x666f7473 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6a60 <__bss_end__@@Base+0x1f93b0> │ │ │ │ │ - rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6a68 <__bss_end__@@Base+0x1f93b8> │ │ │ │ │ + rsbvc r6, pc, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - streq r0, [pc, #-2098] @ 8f6412 <__bss_end__@@Base+0x1f8d62> │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvc r7, #24832 @ 0x6100 │ │ │ │ │ addeq r7, lr, r9, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6aa0 <__bss_end__@@Base+0x1f93f0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6aa8 <__bss_end__@@Base+0x1f93f8> │ │ │ │ │ + @ instruction: 0x676f7231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + submi r5, sp, #482344960 @ 0x1cc00000 │ │ │ │ │ stmdbmi r6, {r0, r1, r2, r6, r8, r9, sl, lr}^ │ │ │ │ │ cdpmi 6, 4, cr4, cr9, cr14, {2} │ │ │ │ │ - subsvc r5, r9, #1224736768 @ 0x49000000 │ │ │ │ │ - ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ + ldrbeq r5, [r9, #-1097] @ 0xfffffbb7 │ │ │ │ │ + strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6ae8 <__bss_end__@@Base+0x1f9438> │ │ │ │ │ - rsbvc r6, r5, #3264 @ 0xcc0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6af0 <__bss_end__@@Base+0x1f9440> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r6, r7, ror #14 │ │ │ │ │ + rsbcs r6, r6, r7, ror #14 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ ldmdbvs r3!, {r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbscs r6, r2, sl, ror r5 │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs sp!, {r1, r3, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldclcs 12, cr6, [r3, #-388]! @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6b28 <__bss_end__@@Base+0x1f9478> │ │ │ │ │ - svcpl 0x00656c32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6b30 <__bss_end__@@Base+0x1f9480> │ │ │ │ │ + cmnvc r3, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6b70 <__bss_end__@@Base+0x1f94c0> │ │ │ │ │ - @ instruction: 0x66654432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6b78 <__bss_end__@@Base+0x1f94c8> │ │ │ │ │ + svceq 0x006e6f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs lr, r9, ror #30 │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ stmdbvs r6!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - strbvs r6, [pc, -ip, ror #10]! │ │ │ │ │ + strbvc r6, [pc, -ip, ror #10]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6bc0 <__bss_end__@@Base+0x1f9510> │ │ │ │ │ - addeq r7, lr, r2, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6bc8 <__bss_end__@@Base+0x1f9518> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ rsbsvc r7, r2, #281018368 @ 0x10c00000 │ │ │ │ │ rsbscs r6, r4, r5, ror #28 │ │ │ │ │ ldrbvc r6, [r0, #-3689]! @ 0xfffff197 │ │ │ │ │ stmdavc r5!, {r2, r4, r5, r6, sp}^ │ │ │ │ │ cmnvc r5, #112, 4 │ │ │ │ │ @ instruction: 0x6e6f6973 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6c18 <__bss_end__@@Base+0x1f9568> │ │ │ │ │ - svcmi 0x00555131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6c20 <__bss_end__@@Base+0x1f9570> │ │ │ │ │ + @ instruction: 0x6c616931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6c58 <__bss_end__@@Base+0x1f95a8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6c60 <__bss_end__@@Base+0x1f95b0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ 8f6cb4 <__bss_end__@@Base+0x1f9604> │ │ │ │ │ + @ instruction: 0x56565433 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ @ instruction: 0x6764655f │ │ │ │ │ ldmdbvs r7!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - cdpvs 4, 6, cr7, cr8, cr4, {3} │ │ │ │ │ + cmnvs r8, r4, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6ca8 <__bss_end__@@Base+0x1f95f8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6cb0 <__bss_end__@@Base+0x1f9600> │ │ │ │ │ + strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvs r7, [lr], #-872 @ 0xfffffc98 │ │ │ │ │ - svceq 0x00085a0e │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - mcrrmi 3, 7, r4, r1, cr4 │ │ │ │ │ + svcpl 0x00746f74 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6cf0 <__bss_end__@@Base+0x1f9640> │ │ │ │ │ - svcvs 0x00462032 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6cf8 <__bss_end__@@Base+0x1f9648> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr2, {1} │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldclmi 15, cr2, [r0, #-200] @ 0xffffff38 │ │ │ │ │ smcvs 54866 @ 0xd652 │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6d30 <__bss_end__@@Base+0x1f9680> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6d38 <__bss_end__@@Base+0x1f9688> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnmi r3, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ strbtvc r6, [r2], #-2406 @ 0xfffff69a │ │ │ │ │ stmdbvs r8!, {r0, r1, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6d70 <__bss_end__@@Base+0x1f96c0> │ │ │ │ │ - svccs 0x00050f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6d78 <__bss_end__@@Base+0x1f96c8> │ │ │ │ │ + addeq r2, lr, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r9, ror pc │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - @ instruction: 0x4c727966 │ │ │ │ │ - stmdbeq pc, {r0, r1, r4, r6} @ │ │ │ │ │ + vsubvs.f16 s15, s10, s13 @ │ │ │ │ │ + ldmdbvs r2!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6dc0 <__bss_end__@@Base+0x1f9710> │ │ │ │ │ - stmdbvc r1!, {r1, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6dc8 <__bss_end__@@Base+0x1f9718> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ andeq r0, r0, fp, lsr r4 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6df8 <__bss_end__@@Base+0x1f9748> │ │ │ │ │ - mrcmi 6, 2, r4, cr5, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6e00 <__bss_end__@@Base+0x1f9750> │ │ │ │ │ + ldrbvs r7, [pc, #-2097] @ 8f678b <__bss_end__@@Base+0x1f90db> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ rsbeq r6, r4, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6e38 <__bss_end__@@Base+0x1f9788> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6e40 <__bss_end__@@Base+0x1f9790> │ │ │ │ │ + rsbsvc r6, r4, #-2147483636 @ 0x8000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - svcvs 0x00657369 │ │ │ │ │ - addeq r2, lr, r2, ror #10 │ │ │ │ │ + stmdbvs r5!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6e78 <__bss_end__@@Base+0x1f97c8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6e80 <__bss_end__@@Base+0x1f97d0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-396]! @ 8f6ee4 <__bss_end__@@Base+0x1f9834> │ │ │ │ │ + cmpmi r2, r2, lsr r4 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ @ instruction: 0x76746172 │ │ │ │ │ - cmnvs r3, #268435462 @ 0x10000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 2, 7, cr7, cr3, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6ed0 <__bss_end__@@Base+0x1f9820> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6ed8 <__bss_end__@@Base+0x1f9828> │ │ │ │ │ + cmnvs r3, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs r4!, {r0, r2, r5, r8, sl, sp, lr}^ │ │ │ │ │ stclvs 0, cr7, [r6], #-460 @ 0xfffffe34 │ │ │ │ │ - stclcs 7, cr6, [pc, #-388]! @ 8f6f3c <__bss_end__@@Base+0x1f988c> │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ + cmnvs lr, #25427968 @ 0x1840000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6f18 <__bss_end__@@Base+0x1f9868> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6f20 <__bss_end__@@Base+0x1f9870> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbvs r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ - rsbvs r7, r7, #-268435451 @ 0xf0000005 │ │ │ │ │ + cmnvs r9, #108, 2 │ │ │ │ │ + ldrbvs r7, [r2, #-1396]! @ 0xfffffa8c │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ addeq r2, lr, r9, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6f58 <__bss_end__@@Base+0x1f98a8> │ │ │ │ │ - stmdavs lr, {r0, r4, r5, r9, sl, ip, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6f60 <__bss_end__@@Base+0x1f98b0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - cmnvc r5, #-469762047 @ 0xe4000001 │ │ │ │ │ - svccs 0x00050f45 │ │ │ │ │ + @ instruction: 0x76747379 │ │ │ │ │ + rsbscs r7, r3, r1, ror #4 │ │ │ │ │ svcvs 0x00736564 │ │ │ │ │ rsbeq r7, r5, ip, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6f98 <__bss_end__@@Base+0x1f98e8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6fa0 <__bss_end__@@Base+0x1f98f0> │ │ │ │ │ + stmdbmi ip, {r0, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ - @ instruction: 0x676f6c5f │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stccs 15, cr0, [r5, #-396] @ 0xfffffe74 │ │ │ │ │ cdpvs 12, 6, cr6, cr5, cr6, {3} │ │ │ │ │ rsbeq r7, r8, r7, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f6fe8 <__bss_end__@@Base+0x1f9938> │ │ │ │ │ - stclmi 13, cr2, [r9, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f6ff0 <__bss_end__@@Base+0x1f9940> │ │ │ │ │ + cmnvs r9, #855638016 @ 0x33000000 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldrbvs r7, [r4, #-1392]! @ 0xfffffa90 │ │ │ │ │ + rsbseq r7, r4, r0, ror r5 │ │ │ │ │ andeq r0, r0, r3, ror #4 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f7018 <__bss_end__@@Base+0x1f9968> │ │ │ │ │ - svcmi 0x00495433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f7020 <__bss_end__@@Base+0x1f9970> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ strbvs r6, [r4, #-3917]! @ 0xfffff0b3 │ │ │ │ │ ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ strbvs r6, [r8, #-884]! @ 0xfffffc8c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + cmnvc lr, #460 @ 0x1cc │ │ │ │ │ @ instruction: 0x76746172 │ │ │ │ │ rsbscs r7, r3, r1, ror #4 │ │ │ │ │ - ldrtvc r3, [lr], #-316 @ 0xfffffec4 │ │ │ │ │ - pushmi {r0, r1, r4, r5, r6, sl, lr} │ │ │ │ │ + @ instruction: 0x673e313c │ │ │ │ │ + cmnvs lr, #460 @ 0x1cc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f7050 <__bss_end__@@Base+0x1f99a0> │ │ │ │ │ - svcvs 0x00697431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f7058 <__bss_end__@@Base+0x1f99a8> │ │ │ │ │ + svceq 0x00455431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f7090 <__bss_end__@@Base+0x1f99e0> │ │ │ │ │ - streq r4, [pc], #-1329 @ 8f724c <__bss_end__@@Base+0x1f9b9c> │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8f7250 <__bss_end__@@Base+0x1f9ba0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f7098 <__bss_end__@@Base+0x1f99e8> │ │ │ │ │ + cmnvc r3, #205520896 @ 0xc400000 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8f7258 <__bss_end__@@Base+0x1f9ba8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcpl 0x006c6c61 │ │ │ │ │ cmnvc r4, #100, 30 @ 0x190 │ │ │ │ │ svcpl 0x00706d69 │ │ │ │ │ svcvs 0x006e6564 │ │ │ │ │ - rsbvs r7, sp, #-1275068415 @ 0xb4000001 │ │ │ │ │ - eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ + svcvs 0x0064736d │ │ │ │ │ + cmpvs r6, sp, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f70c8 <__bss_end__@@Base+0x1f9a18> │ │ │ │ │ - movwne r6, #58674 @ 0xe532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f70d0 <__bss_end__@@Base+0x1f9a20> │ │ │ │ │ + svcpl 0x00657232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 6, cr6, cr1, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r2!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ cmnvc r9, #30208 @ 0x7600 │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + vsubvs.f32 s15, s10, s11 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f7110 <__bss_end__@@Base+0x1f9a60> │ │ │ │ │ - cmpmi r3, r1, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f7118 <__bss_end__@@Base+0x1f9a68> │ │ │ │ │ + svcvs 0x006d5f31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ stclvs 14, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ teqcc ip, r5, rrx │ │ │ │ │ - rsbvs r7, sp, #260046848 @ 0xf800000 │ │ │ │ │ + rsbvc r6, pc, #260046848 @ 0xf800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f7160 <__bss_end__@@Base+0x1f9ab0> │ │ │ │ │ - stmdaeq r5, {r0, r1, r4, r5, sl, ip, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f7168 <__bss_end__@@Base+0x1f9ab8> │ │ │ │ │ + svcpl 0x00646e33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - rsbscs r3, r3, r5, ror #2 │ │ │ │ │ + strbtvc r3, [ip], -r5, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f71a8 <__bss_end__@@Base+0x1f9af8> │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f71b0 <__bss_end__@@Base+0x1f9b00> │ │ │ │ │ + cmpvs pc, r1, lsr r3 @ │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - svcmi 0x00555173 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ strbtvc r6, [r1], #-3423 @ 0xfffff2a1 │ │ │ │ │ svcpl 0x00786972 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - cmnvs r3, #440401920 @ 0x1a400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 7, cr6, cr3, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f71e8 <__bss_end__@@Base+0x1f9b38> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f71f0 <__bss_end__@@Base+0x1f9b40> │ │ │ │ │ + rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ rsbseq r7, r0, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f7238 <__bss_end__@@Base+0x1f9b88> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8f7240 <__bss_end__@@Base+0x1f9b90> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ stclvs 6, cr7, [r6], #-404 @ 0xfffffe6c │ │ │ │ │ addeq r6, lr, r1, ror #14 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8f7250 <__bss_end__@@Base+0x1f9ba0> │ │ │ │ │ - rsbeq r7, r8, r1, lsr r3 │ │ │ │ │ + cmnvs r4, #-2147483620 @ 0x8000001c │ │ │ │ │ + rsbeq r6, r6, pc, ror #10 │ │ │ │ │ @ instruction: 0xf98d728f │ │ │ │ │ svccc 0x00e428a2 │ │ │ │ │ teqvs sp, r3, asr #10 @ │ │ │ │ │ svccc 0x00d02082 │ │ │ │ │ smuadcs r2, ip, sl │ │ │ │ │ svccc 0x00c3d02b │ │ │ │ │ @ instruction: 0xf65141c2 │ │ │ │ │ @@ -474892,15 +474406,15 @@ │ │ │ │ │ cmnvs lr, sl, lsr r0 │ │ │ │ │ eoreq r7, r6, r9, lsr #28 │ │ │ │ │ adceq r0, sl, r8, ror #16 │ │ │ │ │ ldrbpl r4, [r3, #-1362] @ 0xfffffaae │ │ │ │ │ eoreq r5, sp, ip, asr #8 │ │ │ │ │ ldrtcc r3, [r1], #-583 @ 0xfffffdb9 │ │ │ │ │ addeq r3, r9, r2, lsr r3 │ │ │ │ │ - b ffe7d974 <_edata@@Base+0xfdc2a974> │ │ │ │ │ + b ffe83708 <_edata@@Base+0xfdc30708> │ │ │ │ │ sbceq r2, r8, r8, ror #16 │ │ │ │ │ stmdaeq r0, {} @ │ │ │ │ │ ... │ │ │ │ │ eoreq r9, r0, r0, lsl #16 │ │ │ │ │ adcseq r0, r3, r0, lsl #21 │ │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ │ adceq r4, sl, r8, asr #4 │ │ │ │ │ @@ -476822,21 +476336,21 @@ │ │ │ │ │ sbceq sl, r0, r8, ror #8 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rsceq r1, r9, r8, asr r1 │ │ │ │ │ rsceq r1, r9, r0, ror r1 │ │ │ │ │ ldrshteq r0, [r9], r0 │ │ │ │ │ adcseq r0, r9, r0, lsl #18 │ │ │ │ │ - adcseq r9, sl, r8, ror #13 │ │ │ │ │ + adcseq r9, sl, r0, lsl r7 │ │ │ │ │ rscseq r9, r9, r0, asr r8 │ │ │ │ │ ldrhteq r9, [r9], #152 @ 0x98 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ sbceq sl, r2, r8, asr #2 │ │ │ │ │ rscseq r8, r9, r8, lsr #6 │ │ │ │ │ rscseq r8, r9, r0, asr r3 │ │ │ │ │ rsceq r1, r9, r8, ror #3 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ ldrhteq r3, [r9], r8 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ @@ -478056,1664 +477570,1666 @@ │ │ │ │ │ strbvs r6, [ip, #-1134]! @ 0xfffffb92 │ │ │ │ │ strbvs r7, [r8, #-1056]! @ 0xfffffbe0 │ │ │ │ │ cmnvs r5, #32, 6 @ 0x80000000 │ │ │ │ │ rsbcs r6, r4, pc, ror #28 │ │ │ │ │ strbvc r7, [r7, #-609]! @ 0xfffffd9f │ │ │ │ │ strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ rsbseq r7, r3, r0, lsr #28 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc768 <__bss_end__@@Base+0x1ff0b8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbpl r6, [pc], #-1388 @ 8fc93c <__bss_end__@@Base+0x1ff28c> │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 8fc934 <__bss_end__@@Base+0x1ff284> │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 8fc944 <__bss_end__@@Base+0x1ff294> │ │ │ │ │ ldrbtvc r6, [r0], #-3935 @ 0xfffff0a1 │ │ │ │ │ - strbtpl r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ + svceq 0x006e6f69 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc790 <__bss_end__@@Base+0x1ff0e0> │ │ │ │ │ - svceq 0x00444e31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc7a0 <__bss_end__@@Base+0x1ff0f0> │ │ │ │ │ + @ instruction: 0x61206e31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8fc96c <__bss_end__@@Base+0x1ff2bc> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8fc97c <__bss_end__@@Base+0x1ff2cc> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - strmi r0, [sp, -pc, lsl #14]! │ │ │ │ │ + svceq 0x00455433 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ mcrvs 12, 3, r6, cr9, cr15, {2} │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - svceq 0x00455465 │ │ │ │ │ + cmpvs r6, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc7d8 <__bss_end__@@Base+0x1ff128> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc7e8 <__bss_end__@@Base+0x1ff138> │ │ │ │ │ + subsvc r6, pc, r2, lsr pc @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cmnvs ip, lr, ror #10 │ │ │ │ │ - svcvs 0x00745f72 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ cdpvs 15, 6, cr5, cr9, cr1, {3} │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ │ @ instruction: 0x776f6c5f │ │ │ │ │ - strtcs r7, [pc], #-613 @ 8fc9d4 <__bss_end__@@Base+0x1ff324> │ │ │ │ │ + cmpvs r6, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc828 <__bss_end__@@Base+0x1ff178> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc838 <__bss_end__@@Base+0x1ff188> │ │ │ │ │ + strbtvc r6, [pc], #-3121 @ 8fc9f4 <__bss_end__@@Base+0x1ff344> │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldmdbvc r4!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r4, #-863]! @ 0xfffffca1 │ │ │ │ │ rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc868 <__bss_end__@@Base+0x1ff1b8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc878 <__bss_end__@@Base+0x1ff1c8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbmi r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - strtmi r1, [ip], #-1039 @ 0xfffffbf1 │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + strbmi r5, [sp, #-1331] @ 0xfffffacd │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ strbtvc r7, [r1], #-1141 @ 0xfffffb8b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - strbmi r5, [sp, #-1331] @ 0xfffffacd │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc8b0 <__bss_end__@@Base+0x1ff200> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc8c0 <__bss_end__@@Base+0x1ff210> │ │ │ │ │ + strbtvc r7, [r1], #-1074 @ 0xfffffbce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ - mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ - addeq r7, pc, r4, ror r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc8e8 <__bss_end__@@Base+0x1ff238> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc8f0 <__bss_end__@@Base+0x1ff240> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2357c30 <_edata@@Base+0x104c30> │ │ │ │ │ + bvc 2357c38 <_edata@@Base+0x104c38> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - strbtvc r4, [r5], #-2900 @ 0xfffff4ac │ │ │ │ │ + stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ svcvs 0x00727074 │ │ │ │ │ - stclcs 3, cr7, [pc, #-448]! @ 8fc908 <__bss_end__@@Base+0x1ff258> │ │ │ │ │ - @ instruction: 0x532c0532 │ │ │ │ │ + cmnvs lr, #112, 6 @ 0xc0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc920 <__bss_end__@@Base+0x1ff270> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc928 <__bss_end__@@Base+0x1ff278> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + ldrbpl r7, [r4], -r5, ror #6 │ │ │ │ │ @ instruction: 0x6c6e6962 │ │ │ │ │ rsbscc r7, r4, #-1543503871 @ 0xa4000001 │ │ │ │ │ - cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 6, cr6, cr3, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc968 <__bss_end__@@Base+0x1ff2b8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc970 <__bss_end__@@Base+0x1ff2c0> │ │ │ │ │ + rsbvs r7, sp, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - rsbvc r7, pc, #1728053248 @ 0x67000000 │ │ │ │ │ + strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbtvc r7, [r2], -r3, ror #10 │ │ │ │ │ ldrbtvc r5, [r3], #-3941 @ 0xfffff09b │ │ │ │ │ cmnvc r5, #30976 @ 0x7900 │ │ │ │ │ - ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc9c0 <__bss_end__@@Base+0x1ff310> │ │ │ │ │ - svceq 0x00090331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fc9c8 <__bss_end__@@Base+0x1ff318> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ - stclvs 3, cr6, [pc], #-380 @ 8fca18 <__bss_end__@@Base+0x1ff368> │ │ │ │ │ + stclvs 3, cr6, [pc], #-380 @ 8fca20 <__bss_end__@@Base+0x1ff370> │ │ │ │ │ cdpvs 2, 6, cr7, cr9, cr15, {3} │ │ │ │ │ teqcc ip, r7, rrx │ │ │ │ │ - subpl r4, r4, #1040187392 @ 0x3e000000 │ │ │ │ │ - stccs 15, cr0, [r2], {9} │ │ │ │ │ + stmdbvc ip!, {r1, r2, r3, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbtvs r6, [r4], #-351 @ 0xfffffea1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fc9f8 <__bss_end__@@Base+0x1ff348> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fca00 <__bss_end__@@Base+0x1ff350> │ │ │ │ │ + @ instruction: 0x06040e33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ + cmnpl r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + stccs 15, cr0, [r5], {9} │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ strbvs r6, [sp, #-1388]! @ 0xfffffa94 │ │ │ │ │ ldrbvs r7, [pc, -lr, ror #8] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fca40 <__bss_end__@@Base+0x1ff390> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fca48 <__bss_end__@@Base+0x1ff398> │ │ │ │ │ + strbpl r5, [r5], #-819 @ 0xfffffccd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ - stclvs 3, cr7, [pc], #-420 @ 8fca84 <__bss_end__@@Base+0x1ff3d4> │ │ │ │ │ + rsbsvc r7, r5, #104, 6 @ 0xa0000001 │ │ │ │ │ + ldrbpl r7, [r1, #-869] @ 0xfffffc9b │ │ │ │ │ + stclvs 3, cr7, [pc], #-420 @ 8fca8c <__bss_end__@@Base+0x1ff3dc> │ │ │ │ │ rsbeq r7, r5, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fca80 <__bss_end__@@Base+0x1ff3d0> │ │ │ │ │ - stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fca88 <__bss_end__@@Base+0x1ff3d8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ ldrbtvc r6, [r2], #-3942 @ 0xfffff09a │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - svcpl 0x006d746e │ │ │ │ │ - rsbvc r6, sp, r3, asr #30 │ │ │ │ │ + cdpvs 4, 6, cr7, cr9, cr14, {3} │ │ │ │ │ + streq r0, [pc], -r7, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcac8 <__bss_end__@@Base+0x1ff418> │ │ │ │ │ - strbvc r6, [pc, #-1841]! @ 8fc553 <__bss_end__@@Base+0x1feea3> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcad0 <__bss_end__@@Base+0x1ff420> │ │ │ │ │ + ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r2], #-3910 @ 0xfffff0ba │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - rsbvs r7, r1, #1962934272 @ 0x75000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r5, ror r4 │ │ │ │ │ + strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ rsbseq r6, r2, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcb10 <__bss_end__@@Base+0x1ff460> │ │ │ │ │ - ldrbvc r7, [r0, #-1073]! @ 0xfffffbcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcb18 <__bss_end__@@Base+0x1ff468> │ │ │ │ │ + svceq 0x00455431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ rsbeq r6, r4, r1, ror #14 │ │ │ │ │ addeq r5, pc, r8, lsl #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcb50 <__bss_end__@@Base+0x1ff4a0> │ │ │ │ │ - @ instruction: 0x676f7233 │ │ │ │ │ - blvs 21d5250 <__bss_end__@@Base+0x1ad7ba0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcb58 <__bss_end__@@Base+0x1ff4a8> │ │ │ │ │ + @ instruction: 0x776f6c33 │ │ │ │ │ + blvs 21d5258 <__bss_end__@@Base+0x1ad7ba8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - ldrbvs r7, [r2, #-884]! @ 0xfffffc8c │ │ │ │ │ + ldrbmi r7, [r4, #-884] @ 0xfffffc8c │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ strbtvs r6, [lr], -r0, lsr #18 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ 8fcb4c <__bss_end__@@Base+0x1ff49c> │ │ │ │ │ - @ instruction: 0x46534632 │ │ │ │ │ + ldrbvs r6, [r2, #-377]! @ 0xfffffe87 │ │ │ │ │ + eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcb88 <__bss_end__@@Base+0x1ff4d8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcb90 <__bss_end__@@Base+0x1ff4e0> │ │ │ │ │ + @ instruction: 0x060e6531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbmi r0!, {r0, r1, r4, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ + strbtvs r6, [lr], #-371 @ 0xfffffe8d │ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ addeq r5, pc, r7, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcbc8 <__bss_end__@@Base+0x1ff518> │ │ │ │ │ - strbvs r3, [r4, #-305]! @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcbd0 <__bss_end__@@Base+0x1ff520> │ │ │ │ │ + strbpl r5, [r6, #-817] @ 0xfffffccf │ │ │ │ │ stmdbvs r4!, {r0, r6, sl, sp, lr}^ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strtmi r6, [r0], -r1, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - cmpmi r6, r2, lsr r5 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvc r7, [r5], #-2670 @ 0xfffff592 │ │ │ │ │ addeq r7, pc, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcbf8 <__bss_end__@@Base+0x1ff548> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcc00 <__bss_end__@@Base+0x1ff550> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #83 @ 0x53 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + strbpl r5, [pc], #-1395 @ 8fcdec <__bss_end__@@Base+0x1ff73c> │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cmnvs r7, lr, ror #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - eorpl r6, r0, #108, 6 @ 0xb0000001 │ │ │ │ │ + cmpvs r6, ip, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcc50 <__bss_end__@@Base+0x1ff5a0> │ │ │ │ │ - @ instruction: 0x412c6532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcc58 <__bss_end__@@Base+0x1ff5a8> │ │ │ │ │ + cmnvs r2, r2, lsr r7 │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8fcc6c <__bss_end__@@Base+0x1ff5bc> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8fcc74 <__bss_end__@@Base+0x1ff5c4> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ @ instruction: 0x6c707978 │ │ │ │ │ rsbeq r6, r5, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcc90 <__bss_end__@@Base+0x1ff5e0> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcc98 <__bss_end__@@Base+0x1ff5e8> │ │ │ │ │ + andeq r0, r4, #800 @ 0x320 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r5, #100, 14 @ 0x1900000 │ │ │ │ │ addeq r5, pc, r6, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fccc8 <__bss_end__@@Base+0x1ff618> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fccd0 <__bss_end__@@Base+0x1ff620> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + fstmdbxcs pc!, {d22-d70} @ Deprecated │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ strbtvc r6, [r5], #-3427 @ 0xfffff29d │ │ │ │ │ rsbeq r6, r3, r2, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcd08 <__bss_end__@@Base+0x1ff658> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcd10 <__bss_end__@@Base+0x1ff660> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - stcleq 4, cr5, [r5, #-204] @ 0xffffff34 │ │ │ │ │ + ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ rsbsvc r7, r4, #112, 18 @ 0x1c0000 │ │ │ │ │ ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ strbvs r7, [r5, #-1121]! @ 0xfffffb9f │ │ │ │ │ - ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ + rsbcs r6, pc, r3, ror pc @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcd50 <__bss_end__@@Base+0x1ff6a0> │ │ │ │ │ - addeq r5, pc, r3, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcd58 <__bss_end__@@Base+0x1ff6a8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ ldrbtvc r7, [r9], #-32 @ 0xffffffe0 │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ rsbeq r7, lr, r6, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcd80 <__bss_end__@@Base+0x1ff6d0> │ │ │ │ │ - rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcd88 <__bss_end__@@Base+0x1ff6d8> │ │ │ │ │ + @ instruction: 0x46736e32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ addeq r5, pc, r2, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcdc8 <__bss_end__@@Base+0x1ff718> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcdd0 <__bss_end__@@Base+0x1ff720> │ │ │ │ │ + @ instruction: 0x060f0a32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + strbpl r4, [r2, #-1383] @ 0xfffffa99 │ │ │ │ │ smcvs 54866 @ 0xd652 │ │ │ │ │ stmdbvc r1!, {r1, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fce08 <__bss_end__@@Base+0x1ff758> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fce10 <__bss_end__@@Base+0x1ff760> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - strbtpl r7, [r8], #-889 @ 0xfffffc87 │ │ │ │ │ - bne c92944 <__bss_end__@@Base+0x595294> │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ @ instruction: 0x7665645f │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - mcrrmi 14, 6, r6, ip, cr15 │ │ │ │ │ + cdpvs 14, 6, cr6, cr15, cr15, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fce50 <__bss_end__@@Base+0x1ff7a0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fce58 <__bss_end__@@Base+0x1ff7a8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - strbvs r7, [r9, -r3, ror #6]! │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 8fce88 <__bss_end__@@Base+0x1ff7d8> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ smcvs 22304 @ 0x5720 │ │ │ │ │ strbvs r6, [ip, #-621]! @ 0xfffffd93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcea8 <__bss_end__@@Base+0x1ff7f8> │ │ │ │ │ - svceq 0x00097331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fceb0 <__bss_end__@@Base+0x1ff800> │ │ │ │ │ + rsbeq r6, lr, r1, lsr pc │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldclmi 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ andeq r6, r0, r5, ror r7 │ │ │ │ │ addeq r5, pc, r8, lsl #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fced0 <__bss_end__@@Base+0x1ff820> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fced8 <__bss_end__@@Base+0x1ff828> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - svccs 0x00617262 │ │ │ │ │ + svcvs 0x00726f73 │ │ │ │ │ + strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ - movweq r6, #61039 @ 0xee6f │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcf18 <__bss_end__@@Base+0x1ff868> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcf20 <__bss_end__@@Base+0x1ff870> │ │ │ │ │ + strbtvc r6, [r5], #-3378 @ 0xfffff2ce │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ rsbvs r6, r1, #120, 24 @ 0x7800 │ │ │ │ │ stccc 12, cr6, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ - ldmdbvs r8!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr3, [pc, #-196]! @ 8fd03c <__bss_end__@@Base+0x1ff98c> │ │ │ │ │ + strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcf50 <__bss_end__@@Base+0x1ff8a0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcf58 <__bss_end__@@Base+0x1ff8a8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvs r6, r1, #31232 @ 0x7a00 │ │ │ │ │ subsvc r6, pc, #25856 @ 0x6500 │ │ │ │ │ strbtvc r7, [r1], #-1135 @ 0xfffffb91 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-404]! @ 0xfffffe6c │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcf90 <__bss_end__@@Base+0x1ff8e0> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ 8fd14c <__bss_end__@@Base+0x1ffa9c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcf98 <__bss_end__@@Base+0x1ff8e8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbeq r6, r7, ip, ror #12 │ │ │ │ │ addeq r5, pc, r8, lsl #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fcfc8 <__bss_end__@@Base+0x1ff918> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fcfd0 <__bss_end__@@Base+0x1ff920> │ │ │ │ │ + svceq 0x00060232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - vsubvs.f32 s15, s10, s11 │ │ │ │ │ + ldclcs 15, cr6, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ + @ instruction: 0x56544553 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs pc, {r3, r5, r6, r9, sl, ip, sp}^ @ │ │ │ │ │ rsbvc r7, pc, #109 @ 0x6d │ │ │ │ │ - stmdbvs pc!, {r2, r4, r5, r6, ip, sp, lr}^ @ │ │ │ │ │ + eorpl r0, pc, r4, ror ip @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd010 <__bss_end__@@Base+0x1ff960> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd018 <__bss_end__@@Base+0x1ff968> │ │ │ │ │ + @ instruction: 0x532c0533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ + rsbcs r7, lr, r8, ror #6 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ - @ instruction: 0x060f7379 │ │ │ │ │ - mcrrmi 3, 2, r5, pc, cr15 │ │ │ │ │ + strbtvc r6, [r3], #-377 @ 0xfffffe87 │ │ │ │ │ + ldrbvc r7, [r3, #-623]! @ 0xfffffd91 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd058 <__bss_end__@@Base+0x1ff9a8> │ │ │ │ │ - streq r0, [pc, #-2097] @ 8fc9e3 <__bss_end__@@Base+0x1ff333> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd060 <__bss_end__@@Base+0x1ff9b0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - rsbvs r7, r1, #-469762047 @ 0xe4000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r9, ror r3 │ │ │ │ │ + stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - ldclcs 12, cr6, [r3, #-388]! @ 0xfffffe7c │ │ │ │ │ + cmnvs r1, #24832 @ 0x6100 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd0a0 <__bss_end__@@Base+0x1ff9f0> │ │ │ │ │ - eorpl r0, sp, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd0a8 <__bss_end__@@Base+0x1ff9f8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8fd0b4 <__bss_end__@@Base+0x1ffa04> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8fd0bc <__bss_end__@@Base+0x1ffa0c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + svcmi 0x00736c61 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd0e0 <__bss_end__@@Base+0x1ffa30> │ │ │ │ │ - mcrvs 6, 3, r7, cr1, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd0e8 <__bss_end__@@Base+0x1ffa38> │ │ │ │ │ + ldrbvs r6, [r2, #-1330]! @ 0xffffface │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #2046820352 @ 0x7a000000 │ │ │ │ │ svcvs 0x00725f73 │ │ │ │ │ ldrbvs r6, [r4, #-372]! @ 0xfffffe8c │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd118 <__bss_end__@@Base+0x1ffa68> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd120 <__bss_end__@@Base+0x1ffa70> │ │ │ │ │ + @ instruction: 0x6d6d7932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r7, #108, 30 @ 0x1b0 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - cmnvs r4, #-2080374783 @ 0x84000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 7, cr6, cr4, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd158 <__bss_end__@@Base+0x1ffaa8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 8fd318 <__bss_end__@@Base+0x1ffc68> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd160 <__bss_end__@@Base+0x1ffab0> │ │ │ │ │ + ldmdavs r4!, {r0, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 8fd320 <__bss_end__@@Base+0x1ffc70> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-440]! @ 8fd190 <__bss_end__@@Base+0x1ffae0> │ │ │ │ │ + blmi 1950810 <__bss_end__@@Base+0x1253160> │ │ │ │ │ ldrbvs r6, [r2, #-2423]! @ 0xfffff689 │ │ │ │ │ ldrbvc r5, [r3, #-3940]! @ 0xfffff09c │ │ │ │ │ cmnvs r1, #119537664 @ 0x7200000 │ │ │ │ │ - stclvs 14, cr6, [pc, #-404]! @ 8fd1c0 <__bss_end__@@Base+0x1ffb10> │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd1a8 <__bss_end__@@Base+0x1ffaf8> │ │ │ │ │ - rsbsvs r6, r2, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd1b0 <__bss_end__@@Base+0x1ffb00> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {3} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ - stclmi 12, cr4, [r5, #-432] @ 0xfffffe50 │ │ │ │ │ + vnmulvs.f16 s13, s30, s25 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd1e8 <__bss_end__@@Base+0x1ffb38> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd1f0 <__bss_end__@@Base+0x1ffb40> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8fd1fc <__bss_end__@@Base+0x1ffb4c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8fd204 <__bss_end__@@Base+0x1ffb54> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - svcmi 0x00206465 │ │ │ │ │ - ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ + @ instruction: 0x512d0565 │ │ │ │ │ + ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ rsbvc r7, r1, #100 @ 0x64 │ │ │ │ │ addeq r5, pc, r4, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd220 <__bss_end__@@Base+0x1ffb70> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd228 <__bss_end__@@Base+0x1ffb78> │ │ │ │ │ + stccs 15, cr0, [r6], {49} @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ + svcmi 0x00736e6f │ │ │ │ │ svcpl 0x006e7572 │ │ │ │ │ @ instruction: 0x77656976 │ │ │ │ │ - svcpl 0x00747265 │ │ │ │ │ - smcvc 38629 @ 0x96e5 │ │ │ │ │ + ldrbvc r7, [pc], -r5, ror #4 │ │ │ │ │ + ldrbvs r7, [r4, #-613]! @ 0xfffffd9b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd268 <__bss_end__@@Base+0x1ffbb8> │ │ │ │ │ - rsbvs r6, r1, #12544 @ 0x3100 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8fd428 <__bss_end__@@Base+0x1ffd78> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd270 <__bss_end__@@Base+0x1ffbc0> │ │ │ │ │ + stmdbmi pc, {r0, r4, r5, ip, lr}^ @ │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8fd430 <__bss_end__@@Base+0x1ffd80> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ mrcvs 1, 3, r6, cr4, cr2, {3} │ │ │ │ │ rsbseq r6, r0, r5, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd290 <__bss_end__@@Base+0x1ffbe0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd298 <__bss_end__@@Base+0x1ffbe8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldrbtvs r7, [r3], #-613 @ 0xfffffd9b │ │ │ │ │ - ldrbvs r6, [r2, #-1893]! @ 0xfffff89b │ │ │ │ │ + rsbsvc r7, r3, #1342177286 @ 0x50000006 │ │ │ │ │ + svcpl 0x00746e69 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ @ instruction: 0x76656c5f │ │ │ │ │ subsvc r6, pc, r5, ror #24 │ │ │ │ │ ldrbvc r6, [r4, #-873]! @ 0xfffffc97 │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-456]! @ 8fd2c8 <__bss_end__@@Base+0x1ffc18> │ │ │ │ │ + stmdbmi pc, {r0, r4, r5, ip, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd2e0 <__bss_end__@@Base+0x1ffc30> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd2e8 <__bss_end__@@Base+0x1ffc38> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - @ instruction: 0x7761715f │ │ │ │ │ + svccs 0x000b0f45 │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ addeq r7, pc, r9, ror r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd320 <__bss_end__@@Base+0x1ffc70> │ │ │ │ │ - andeq r0, r5, #784 @ 0x310 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd328 <__bss_end__@@Base+0x1ffc78> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - blmi 19da2e4 <__bss_end__@@Base+0x12dcc34> │ │ │ │ │ - streq r0, [pc, #-2389] @ 8fcbaf <__bss_end__@@Base+0x1ff4ff> │ │ │ │ │ + subsvs r7, pc, #-469762047 @ 0xe4000001 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr9, {3} │ │ │ │ │ svcvs 0x00636e65 │ │ │ │ │ - ldrbvc r6, [pc], #-1380 @ 8fd50c <__bss_end__@@Base+0x1ffe5c> │ │ │ │ │ - strbtvc r6, [r5], #-3433 @ 0xfffff297 │ │ │ │ │ - strbpl r6, [pc], #-1125 @ 8fd514 <__bss_end__@@Base+0x1ffe64> │ │ │ │ │ + ldrbvc r6, [pc], #-1380 @ 8fd514 <__bss_end__@@Base+0x1ffe64> │ │ │ │ │ + stmdbvs r5!, {r0, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd368 <__bss_end__@@Base+0x1ffcb8> │ │ │ │ │ - svcmi 0x00544332 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd370 <__bss_end__@@Base+0x1ffcc0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - ldrbtvc r6, [r4], #-3685 @ 0xfffff19b │ │ │ │ │ + cdpeq 14, 7, cr6, cr4, cr5, {3} │ │ │ │ │ svcvs 0x00707865 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stccc 5, cr6, [r0], #-488 @ 0xfffffe18 │ │ │ │ │ - stclcs 14, cr3, [pc, #-196]! @ 8fd4a4 <__bss_end__@@Base+0x1ffdf4> │ │ │ │ │ - ldrbpl r5, [r1, #-49] @ 0xffffffcf │ │ │ │ │ + cmnvs lr, #784 @ 0x310 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd3c0 <__bss_end__@@Base+0x1ffd10> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd3c8 <__bss_end__@@Base+0x1ffd18> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stclcs 14, cr6, [pc, #-444]! @ 8fd3ec <__bss_end__@@Base+0x1ffd3c> │ │ │ │ │ - subpl r5, pc, #855638016 @ 0x33000000 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ mrcvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ │ svcvs 0x00645f64 │ │ │ │ │ cmnvs r3, r4, ror #10 │ │ │ │ │ rsbvc r6, r4, #104, 10 @ 0x1a000000 │ │ │ │ │ ldrbvs r6, [pc, -pc, ror #28] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbcc r7, lr, #427819008 @ 0x19800000 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd420 <__bss_end__@@Base+0x1ffd70> │ │ │ │ │ - strbmi r4, [r3], #-1843 @ 0xfffff8cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd428 <__bss_end__@@Base+0x1ffd78> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclvs 3, cr7, [pc], #-416 @ 8fd460 <__bss_end__@@Base+0x1ffdb0> │ │ │ │ │ - cdpeq 14, 1, cr0, cr5, cr10, {1} │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ addeq r5, pc, r2, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd460 <__bss_end__@@Base+0x1ffdb0> │ │ │ │ │ - streq r0, [pc, #-2097] @ 8fcdeb <__bss_end__@@Base+0x1ff73b> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd468 <__bss_end__@@Base+0x1ffdb8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ + ldrbtvc r7, [r3], #-613 @ 0xfffffd9b │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ - ldrbpl r2, [r1, #-3443] @ 0xfffff28d │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd4a8 <__bss_end__@@Base+0x1ffdf8> │ │ │ │ │ - svceq 0x00095933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd4b0 <__bss_end__@@Base+0x1ffe00> │ │ │ │ │ + rsbcs r6, lr, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - svcvs 0x00737469 │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + blcc 25da834 <_edata@@Base+0x387834> │ │ │ │ │ + stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ ldrbvs r6, [r8, #-2406]! @ 0xfffff69a │ │ │ │ │ ldrbvs r5, [r6, #-3940]! @ 0xfffff09c │ │ │ │ │ cmnvs r9, #1912602624 @ 0x72000000 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + cdpmi 3, 4, cr7, cr9, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd4f0 <__bss_end__@@Base+0x1ffe40> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd4f8 <__bss_end__@@Base+0x1ffe48> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcpl 0x00647368 │ │ │ │ │ - cmnvs r4, r2, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ strbtvs r7, [lr], #-1382 @ 0xfffffa9a │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr1, {3} │ │ │ │ │ svcpl 0x006c6174 │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + svcmi 0x0055736e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd548 <__bss_end__@@Base+0x1ffe98> │ │ │ │ │ - stmdbvs r1!, {r0, r1, r4, r5, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd550 <__bss_end__@@Base+0x1ffea0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - svcpl 0x00737469 │ │ │ │ │ - rsbseq r6, r3, r0, ror pc │ │ │ │ │ + ldmdbvs r3!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ - stclcs 14, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ - stmdaeq r0, {r1, r4, r5, r9, sl, fp}^ │ │ │ │ │ + cmnvs r4, #1552 @ 0x610 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd590 <__bss_end__@@Base+0x1ffee0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd598 <__bss_end__@@Base+0x1ffee8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x160e5473 │ │ │ │ │ rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ strbtvc r6, [r6], #-1631 @ 0xfffff9a1 │ │ │ │ │ - rsbscs r7, r4, r5, ror #4 │ │ │ │ │ + @ instruction: 0x61206e69 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd5d0 <__bss_end__@@Base+0x1fff20> │ │ │ │ │ - bpl 14da450 <__bss_end__@@Base+0xddcda0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd5d8 <__bss_end__@@Base+0x1fff28> │ │ │ │ │ + addeq r5, pc, r1, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subspl r4, r4, r6, asr #12 │ │ │ │ │ strbcc r4, [fp, #-833] @ 0xfffffcbf │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbseq r7, r2, r9, ror #8 │ │ │ │ │ addeq r5, pc, r8, lsl #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd610 <__bss_end__@@Base+0x1fff60> │ │ │ │ │ - svcmi 0x00536e32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd618 <__bss_end__@@Base+0x1fff68> │ │ │ │ │ + addeq r5, pc, r2, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ subsvc r6, pc, r1, ror #24 │ │ │ │ │ cmnvc r9, #28416 @ 0x6f00 │ │ │ │ │ rsbsvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - stccs 1, cr3, [r5, #-440] @ 0xfffffe48 │ │ │ │ │ - strbpl r5, [pc], #-1361 @ 8fd814 <__bss_end__@@Base+0x200164> │ │ │ │ │ + strbvs r3, [sp, #-366]! @ 0xfffffe92 │ │ │ │ │ + strbvs r5, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd668 <__bss_end__@@Base+0x1fffb8> │ │ │ │ │ - mrceq 14, 0, r0, cr8, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd670 <__bss_end__@@Base+0x1fffc0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ - stclvs 14, cr6, [pc, #-420]! @ 8fd6b0 <__bss_end__@@Base+0x200000> │ │ │ │ │ + stclvs 14, cr6, [pc, #-420]! @ 8fd6b8 <__bss_end__@@Base+0x200008> │ │ │ │ │ svcpl 0x006c6169 │ │ │ │ │ strbtvs r6, [r5], -r3, ror #30 │ │ │ │ │ - svcpl 0x00726166 │ │ │ │ │ - rsbvs r6, r9, #499122176 @ 0x1dc00000 │ │ │ │ │ + svceq 0x006c6c66 │ │ │ │ │ + strbmi r2, [sp, #-3853] @ 0xfffff0f3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd6b8 <__bss_end__@@Base+0x200008> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd6c0 <__bss_end__@@Base+0x200010> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbeq r6, ip, r4, ror #10 │ │ │ │ │ addeq r5, pc, r8, lsl #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd6f0 <__bss_end__@@Base+0x200040> │ │ │ │ │ - stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd6f8 <__bss_end__@@Base+0x200048> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ - addeq r5, pc, r8, lsl #8 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r6, [r5], #-2412 @ 0xfffff694 │ │ │ │ │ rsbeq r6, r6, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd738 <__bss_end__@@Base+0x200088> │ │ │ │ │ - @ instruction: 0x676e6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd740 <__bss_end__@@Base+0x200090> │ │ │ │ │ + cmnvc lr, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - strbpl r5, [r5], #-819 @ 0xfffffccd │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r6, pc, #122683392 @ 0x7500000 │ │ │ │ │ rsbseq r6, r4, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd778 <__bss_end__@@Base+0x2000c8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd780 <__bss_end__@@Base+0x2000d0> │ │ │ │ │ + cmnvs lr, r3, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - strbtvc r6, [r1], #-3443 @ 0xfffff28d │ │ │ │ │ - rsbseq r6, r8, r2, ror r9 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r7, r4, #6619136 @ 0x650000 │ │ │ │ │ svcpl 0x00746361 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ - ldrbvs r7, [pc, #-609] @ 8fd70b <__bss_end__@@Base+0x20005b> │ │ │ │ │ + ldrbvs r7, [pc, #-609] @ 8fd713 <__bss_end__@@Base+0x200063> │ │ │ │ │ strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd7c8 <__bss_end__@@Base+0x200118> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd7d0 <__bss_end__@@Base+0x200120> │ │ │ │ │ + rsbsvc r6, r4, #-2147483636 @ 0x8000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cdpvs 5, 6, cr6, cr1, cr14, {3} │ │ │ │ │ - strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ + strbvs r6, [r5, -lr, ror #10]! │ │ │ │ │ + strbtvc r7, [r9], -r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldrbvs r6, [sl, #-2413]! @ 0xfffff693 │ │ │ │ │ - ldmdbvs r0!, {r0, r1, r2, r3, r4, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + mrccs 12, 3, r6, cr0, cr15, {2} │ │ │ │ │ + stccs 15, cr0, [r5], {9} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd810 <__bss_end__@@Base+0x200160> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd818 <__bss_end__@@Base+0x200168> │ │ │ │ │ + ldrbmi r4, [r4, #-3891] @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - rsbsvc r6, r8, #108, 10 @ 0x1b000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + ldrbtmi r6, [r8], #-1388 @ 0xfffffa94 │ │ │ │ │ + strbmi r5, [r9], #-1609 @ 0xfffff9b7 │ │ │ │ │ @ instruction: 0x666d6572 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + bvs 24997ac <_edata@@Base+0x2467ac> │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd858 <__bss_end__@@Base+0x2001a8> │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd860 <__bss_end__@@Base+0x2001b0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdavs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + svceq 0x006e6f69 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ svcpl 0x0078656c │ │ │ │ │ rsbvs r7, sp, #461373440 @ 0x1b800000 │ │ │ │ │ subsvc r7, pc, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd8a8 <__bss_end__@@Base+0x2001f8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd8b0 <__bss_end__@@Base+0x200200> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - strbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - stclvs 3, cr7, [r5], #-460 @ 0xfffffe34 │ │ │ │ │ - blvs 21d6020 <__bss_end__@@Base+0x1ad8970> │ │ │ │ │ - strbvc r7, [pc, #-615]! @ 8fd835 <__bss_end__@@Base+0x200185> │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + vstrcs.16 s14, [r5, #-202] @ 0xffffff36 @ │ │ │ │ │ + strbpl r5, [pc], #-1361 @ 8fda9c <__bss_end__@@Base+0x2003ec> │ │ │ │ │ + blvs 21d6028 <__bss_end__@@Base+0x1ad8978> │ │ │ │ │ + strbvc r7, [pc, #-615]! @ 8fd83d <__bss_end__@@Base+0x20018d> │ │ │ │ │ + stclcs 4, cr6, [pc, #-440]! @ 8fd8f0 <__bss_end__@@Base+0x200240> │ │ │ │ │ + strbpl r5, [pc], #-1331 @ 8fdaac <__bss_end__@@Base+0x2003fc> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd8f8 <__bss_end__@@Base+0x200248> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd900 <__bss_end__@@Base+0x200250> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2358c40 <_edata@@Base+0x105c40> │ │ │ │ │ + bvc 2358c48 <_edata@@Base+0x105c48> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - ldmdavs r4!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ │ + eorvc r4, r0, r4, asr fp │ │ │ │ │ cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ rsbeq r3, r4, pc, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd928 <__bss_end__@@Base+0x200278> │ │ │ │ │ - mrcmi 15, 2, r2, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd930 <__bss_end__@@Base+0x200280> │ │ │ │ │ + addeq r5, pc, r2, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r0, r1, r2, r3, r4, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - ldrbmi r4, [r4, #-3955] @ 0xfffff08d │ │ │ │ │ + addeq r7, pc, r2, ror r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd970 <__bss_end__@@Base+0x2002c0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd978 <__bss_end__@@Base+0x2002c8> │ │ │ │ │ + ldmdaeq r2, {r1, r4, r5, r9, sl, fp}^ │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldrbtvc r6, [r2], #-355 @ 0xfffffe9d │ │ │ │ │ cmnvs r9, r5, ror #6 │ │ │ │ │ rsbsvc r5, r0, #440 @ 0x1b8 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ 8fd990 <__bss_end__@@Base+0x2002e0> │ │ │ │ │ - stccs 15, cr0, [r5], {51} @ 0x33 │ │ │ │ │ + cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd9b8 <__bss_end__@@Base+0x200308> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fd9c0 <__bss_end__@@Base+0x200310> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r6, [pc, -pc, ror #26] │ │ │ │ │ cmnvs sp, r1, ror #26 │ │ │ │ │ - ldrbmi r4, [r2, #-1861] @ 0xfffff8bb │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fd9f8 <__bss_end__@@Base+0x200348> │ │ │ │ │ - @ instruction: 0x56544532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fda00 <__bss_end__@@Base+0x200350> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8fda08 <__bss_end__@@Base+0x200358> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8fda10 <__bss_end__@@Base+0x200360> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbscs r6, r3, r5, ror #10 │ │ │ │ │ - blvs 21d6190 <__bss_end__@@Base+0x1ad8ae0> │ │ │ │ │ + strbtvc r7, [r1], #-1125 @ 0xfffffb9b │ │ │ │ │ + blvs 21d6198 <__bss_end__@@Base+0x1ad8ae8> │ │ │ │ │ strbtvs r6, [r5], -r1, ror #14 │ │ │ │ │ - cmnmi r5, #26880 @ 0x6900 │ │ │ │ │ - ldmdbeq r2, {r2, r4, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ + strbtvc r6, [r5], #-3177 @ 0xfffff397 │ │ │ │ │ + addeq r7, pc, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fda30 <__bss_end__@@Base+0x200380> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fda38 <__bss_end__@@Base+0x200388> │ │ │ │ │ + subspl r2, sl, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ 8fd6a6 <__bss_end__@@Base+0x1ffff6> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 8fd6ae <__bss_end__@@Base+0x1ffffe> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq r0, r0, r3, ror ip │ │ │ │ │ - addeq r5, pc, r8, lsl #8 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs r4, #1073741851 @ 0x4000001b │ │ │ │ │ cmnvs r5, #104, 8 @ 0x68000000 │ │ │ │ │ ldrbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ - strbpl r5, [pc], #-1329 @ 8fdc34 <__bss_end__@@Base+0x200584> │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fda88 <__bss_end__@@Base+0x2003d8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fda90 <__bss_end__@@Base+0x2003e0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - svceq 0x0008736e │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ strbtvs r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ rsbseq r6, r3, r5, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdad0 <__bss_end__@@Base+0x200420> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdad8 <__bss_end__@@Base+0x200428> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ mrcvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ │ ldrbvs r5, [r4, #-3940]! @ 0xfffff09c │ │ │ │ │ stmdavs r1!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00726465 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - cmnvc r8, #97 @ 0x61 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + cdpvs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ + rsbscs r6, r2, r5, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdb30 <__bss_end__@@Base+0x200480> │ │ │ │ │ - @ instruction: 0x46617233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdb38 <__bss_end__@@Base+0x200488> │ │ │ │ │ + svcpl 0x00746f33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 8fdb70 <__bss_end__@@Base+0x2004c0> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ 8fdd14 <__bss_end__@@Base+0x200664> │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdbvs r6!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ addeq r6, pc, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdb70 <__bss_end__@@Base+0x2004c0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdb78 <__bss_end__@@Base+0x2004c8> │ │ │ │ │ + strbtvc r6, [pc], #-3122 @ 8fdd34 <__bss_end__@@Base+0x200684> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stclcs 15, cr6, [lr], #-420 @ 0xfffffe5c │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ rsbseq r6, r4, r5, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdbb8 <__bss_end__@@Base+0x200508> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdbc0 <__bss_end__@@Base+0x200510> │ │ │ │ │ + cmnvs r5, #50 @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ 8fdbdc <__bss_end__@@Base+0x20052c> │ │ │ │ │ + streq r0, [pc, #-2099] @ 8fd579 <__bss_end__@@Base+0x1ffec9> │ │ │ │ │ strbtvc r6, [r1], #-1382 @ 0xfffffa9a │ │ │ │ │ rsbeq r7, r5, r5, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdc00 <__bss_end__@@Base+0x200550> │ │ │ │ │ - ldclcs 0, cr7, [r0, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdc08 <__bss_end__@@Base+0x200558> │ │ │ │ │ + smmlarvs pc, r1, sp, r6 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - eorpl r7, r0, #-1811939327 @ 0x94000001 │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ - ldrbvc r6, [pc], #-3439 @ 8fddec <__bss_end__@@Base+0x20073c> │ │ │ │ │ - rsbvs r6, r5, #478150656 @ 0x1c800000 │ │ │ │ │ - streq r6, [pc, #-1388] @ 8fd888 <__bss_end__@@Base+0x2001d8> │ │ │ │ │ + ldrbvc r6, [pc], #-3439 @ 8fddf4 <__bss_end__@@Base+0x200744> │ │ │ │ │ + rsbvc r6, r5, r2, ror r5 │ │ │ │ │ + rsbeq r6, r5, r9, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdc48 <__bss_end__@@Base+0x200598> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdc50 <__bss_end__@@Base+0x2005a0> │ │ │ │ │ + svceq 0x00084e33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr8, {3} │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ stmdbvs ip!, {r1, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ cmnvs r0, r1, ror #30 │ │ │ │ │ strbvs r6, [sp, #-370]! @ 0xfffffe8e │ │ │ │ │ - svceq 0x00726574 │ │ │ │ │ + rsbseq r6, r2, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdc90 <__bss_end__@@Base+0x2005e0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdc98 <__bss_end__@@Base+0x2005e8> │ │ │ │ │ + svcmi 0x00555133 │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ rsbscs r6, r8, ip, ror #10 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ rsbseq r6, r4, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdcc8 <__bss_end__@@Base+0x200618> │ │ │ │ │ - addeq r5, pc, r2, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdcd0 <__bss_end__@@Base+0x200620> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ cmnvs r3, #100, 30 @ 0x190 │ │ │ │ │ rsbvc r7, pc, sp, ror #16 │ │ │ │ │ - cmnvs r9, #29440 @ 0x7300 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697473 │ │ │ │ │ + strbmi r7, [r3], #-878 @ 0xfffffc92 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdd08 <__bss_end__@@Base+0x200658> │ │ │ │ │ - mcrvs 14, 3, r6, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdd10 <__bss_end__@@Base+0x200660> │ │ │ │ │ + andcs r5, lr, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbvc r7, r1, #536870918 @ 0x20000006 │ │ │ │ │ + strbtvs r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ strbtvs r6, [r1], #-1384 @ 0xfffffa98 │ │ │ │ │ @ instruction: 0x676e615f │ │ │ │ │ - cdpvs 5, 6, cr6, cr9, cr12, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [r7, #-1388]! @ 0xfffffa94 │ │ │ │ │ + strbpl r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdd60 <__bss_end__@@Base+0x2006b0> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdd68 <__bss_end__@@Base+0x2006b8> │ │ │ │ │ + stmdbmi ip, {r1, r4, r5, r9, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 15, 3, r5, cr9, cr2, {3} │ │ │ │ │ - rsbvs r6, r1, #408 @ 0x198 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdda0 <__bss_end__@@Base+0x2006f0> │ │ │ │ │ - rsbvc r6, pc, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdda8 <__bss_end__@@Base+0x2006f8> │ │ │ │ │ + stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdbeq r0, {r0, r1, r2, r5, r6} │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ strbtvc r6, [r6], #-1631 @ 0xfffff9a1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdde8 <__bss_end__@@Base+0x200738> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fddf0 <__bss_end__@@Base+0x200740> │ │ │ │ │ + ldrbvs r6, [r4, #-3633]! @ 0xfffff1cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ 8fd9a8 <__bss_end__@@Base+0x2002f8> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ 8fd9b0 <__bss_end__@@Base+0x200300> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - cmnvs lr, #7296 @ 0x1c80 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 13, 3, r6, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r6, [r7, #-2405]! @ 0xfffff69b │ │ │ │ │ cmnvs r5, #115343360 @ 0x6e00000 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fde40 <__bss_end__@@Base+0x200790> │ │ │ │ │ - strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fde48 <__bss_end__@@Base+0x200798> │ │ │ │ │ + rsbscs r6, r2, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - beq 215a9bc <__bss_end__@@Base+0x1a5d30c> │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ cdpvs 6, 6, cr7, cr5, cr5, {3} │ │ │ │ │ addeq r5, pc, r8, lsl #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fde90 <__bss_end__@@Base+0x2007e0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fde98 <__bss_end__@@Base+0x2007e8> │ │ │ │ │ + subscs r6, r8, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ ldrbvs r6, [r3, #-354]! @ 0xfffffe9e │ │ │ │ │ - ldrbvs r3, [pc], #-1078 @ 8fe07c <__bss_end__@@Base+0x2009cc> │ │ │ │ │ - strbtvs r6, [pc], #-869 @ 8fe080 <__bss_end__@@Base+0x2009d0> │ │ │ │ │ - vnmulvs.f16 s13, s30, s11 @ │ │ │ │ │ + ldrbvs r3, [pc], #-1078 @ 8fe084 <__bss_end__@@Base+0x2009d4> │ │ │ │ │ + strbtvs r6, [pc], #-869 @ 8fe088 <__bss_end__@@Base+0x2009d8> │ │ │ │ │ + cmpvs r6, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fded8 <__bss_end__@@Base+0x200828> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdee0 <__bss_end__@@Base+0x200830> │ │ │ │ │ + @ instruction: 0x77617233 │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r3, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r0, r0, r9, ror ip │ │ │ │ │ strbvc r6, [ip, #-3939]! @ 0xfffff09d │ │ │ │ │ rsbsvc r6, r3, sp, ror #28 │ │ │ │ │ - cmnvs r5, #-2080374783 @ 0x84000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr6, cr5, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdf20 <__bss_end__@@Base+0x200870> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdf28 <__bss_end__@@Base+0x200878> │ │ │ │ │ + rsbvc r7, r1, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-388]! @ 8fdf84 <__bss_end__@@Base+0x2008d4> │ │ │ │ │ - andeq r0, r0, r2, lsr sp │ │ │ │ │ + cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ @ instruction: 0x665f6576 │ │ │ │ │ smcvs 18149 @ 0x46e5 │ │ │ │ │ strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ - ldrbvs r6, [pc], #-3169 @ 8fe120 <__bss_end__@@Base+0x200a70> │ │ │ │ │ + ldrbvs r6, [pc], #-3169 @ 8fe128 <__bss_end__@@Base+0x200a78> │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr9, {3} │ │ │ │ │ @ instruction: 0x6e6f6973 │ │ │ │ │ - rsbsvc r6, r4, #-1073741796 @ 0xc000001c │ │ │ │ │ + strbtvs r6, [lr], #-371 @ 0xfffffe8d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdf80 <__bss_end__@@Base+0x2008d0> │ │ │ │ │ - rsbscs r6, r2, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdf88 <__bss_end__@@Base+0x2008d8> │ │ │ │ │ + rsbeq r7, r1, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - andeq r0, r0, r2, lsr lr │ │ │ │ │ + cmnvs r3, #1761607680 @ 0x69000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x00677673 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdfc0 <__bss_end__@@Base+0x200910> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 8fe180 <__bss_end__@@Base+0x200ad0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdfc8 <__bss_end__@@Base+0x200918> │ │ │ │ │ + ldclcs 12, cr6, [r4, #-196]! @ 0xffffff3c │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 8fe188 <__bss_end__@@Base+0x200ad8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ rsbvc r7, r1, #115 @ 0x73 │ │ │ │ │ - rsbseq r6, r4, r5, ror #28 │ │ │ │ │ - andeq r0, r0, r0, lsr #30 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fdff0 <__bss_end__@@Base+0x200940> │ │ │ │ │ - andeq r0, r0, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fdff8 <__bss_end__@@Base+0x200948> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbvs r7, [r4, #-884]! @ 0xfffffc8c │ │ │ │ │ addeq r5, pc, r0, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe028 <__bss_end__@@Base+0x200978> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe030 <__bss_end__@@Base+0x200980> │ │ │ │ │ + andeq r0, r0, r3, lsr pc │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2359370 <_edata@@Base+0x106370> │ │ │ │ │ + bvc 2359378 <_edata@@Base+0x106378> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - cmpvs r6, r4, asr fp │ │ │ │ │ + rsbscs r4, r3, r4, asr fp │ │ │ │ │ rsbvc r6, r1, #112, 10 @ 0x1c000000 │ │ │ │ │ svcpl 0x006e6f73 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe060 <__bss_end__@@Base+0x2009b0> │ │ │ │ │ - andeq r1, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe068 <__bss_end__@@Base+0x2009b8> │ │ │ │ │ + cmnvs r9, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + stmdbvs r7!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + smcvs 34356 @ 0x8634 │ │ │ │ │ cmnvs r9, #1872 @ 0x750 │ │ │ │ │ svcpl 0x0065646f │ │ │ │ │ - ldrbvc r6, [pc, #-3956] @ 8fd2ec <__bss_end__@@Base+0x1ffc3c> │ │ │ │ │ - eorseq r6, r8, r4, ror r6 │ │ │ │ │ + ldrbvc r6, [pc, #-3956] @ 8fd2f4 <__bss_end__@@Base+0x1ffc44> │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r9, sl, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe0b8 <__bss_end__@@Base+0x200a08> │ │ │ │ │ - andeq r1, r0, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe0c0 <__bss_end__@@Base+0x200a10> │ │ │ │ │ + ldrbvs r6, [r4, #-819]! @ 0xfffffccd │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - andeq r7, r0, r2, ror r3 │ │ │ │ │ - andeq r1, r0, r0, lsl #3 │ │ │ │ │ + svcpl 0x00647372 │ │ │ │ │ + ldclvs 1, cr6, [r9], #-456 @ 0xfffffe38 │ │ │ │ │ rsbvc r6, pc, #1872 @ 0x750 │ │ │ │ │ rsbseq r6, r2, r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe0e0 <__bss_end__@@Base+0x200a30> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe0e8 <__bss_end__@@Base+0x200a38> │ │ │ │ │ + andeq r1, r0, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbsvc r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ stclvs 8, cr7, [r1, #-404]! @ 0xfffffe6c │ │ │ │ │ rsbeq r6, r5, r0, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe120 <__bss_end__@@Base+0x200a70> │ │ │ │ │ - andeq r1, r0, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe128 <__bss_end__@@Base+0x200a78> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -479724,186 +479240,186 @@ │ │ │ │ │ stclvs 2, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ mcrvs 6, 3, r6, cr9, cr15, {2} │ │ │ │ │ svcpl 0x00657469 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe170 <__bss_end__@@Base+0x200ac0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe178 <__bss_end__@@Base+0x200ac8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ + strbtvc r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ stmdacc r6!, {r0, r2, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ svcpl 0x006f745f │ │ │ │ │ cmnvs r9, #1872 @ 0x750 │ │ │ │ │ - stmdbvs r5!, {r0, r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ + cdpcs 4, 6, cr6, cr5, cr15, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe1b8 <__bss_end__@@Base+0x200b08> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe1c0 <__bss_end__@@Base+0x200b10> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbvs r7, r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r2, ror r3 │ │ │ │ │ + cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e676977 │ │ │ │ │ cmpcc pc, #1342177286 @ 0x50000006 │ │ │ │ │ - vnmulvs.f16 s13, s30, s21 @ │ │ │ │ │ - mcrcs 4, 0, r3, cr0, cr3, {3} │ │ │ │ │ + strbtvc r7, [pc], #-618 @ 8fe398 <__bss_end__@@Base+0x200ce8> │ │ │ │ │ + svcpl 0x0068637a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe1e8 <__bss_end__@@Base+0x200b38> │ │ │ │ │ - mcrcs 15, 0, r6, cr0, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe1f0 <__bss_end__@@Base+0x200b40> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ svcpl 0x00686373 │ │ │ │ │ ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ - rsbscs r6, r2, r1, ror #28 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + rsbseq r6, r3, r1, ror #28 │ │ │ │ │ + rsbvs r6, r5, #771751936 @ 0x2e000000 │ │ │ │ │ cmnvs r9, #2030043136 @ 0x79000000 │ │ │ │ │ svcvs 0x00725f73 │ │ │ │ │ ldrbvs r6, [r4, #-372]! @ 0xfffffe8c │ │ │ │ │ cmnvs r5, #2080374785 @ 0x7c000001 │ │ │ │ │ cmnvs r4, pc, ror #28 │ │ │ │ │ - cmnvc r9, #1867776 @ 0x1c8000 │ │ │ │ │ + svcvs 0x00697972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe240 <__bss_end__@@Base+0x200b90> │ │ │ │ │ - rsbvs r6, r5, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe248 <__bss_end__@@Base+0x200b98> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x006c7275 │ │ │ │ │ ldrbvs r6, [r3, #-354]! @ 0xfffffe9e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe278 <__bss_end__@@Base+0x200bc8> │ │ │ │ │ - strbtvc r2, [r1], #-3633 @ 0xfffff1cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe280 <__bss_end__@@Base+0x200bd0> │ │ │ │ │ + rsbsvc r7, r9, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ cmnvs r9, #120, 8 @ 0x78000000 │ │ │ │ │ stmdavc r1!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1543503871 @ 0xa4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe2b8 <__bss_end__@@Base+0x200c08> │ │ │ │ │ - @ instruction: 0x77617232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe2c0 <__bss_end__@@Base+0x200c10> │ │ │ │ │ + addeq r5, pc, r2, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r6, [pc, -pc, ror #26] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe2f8 <__bss_end__@@Base+0x200c48> │ │ │ │ │ - andeq r6, r0, r3, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe300 <__bss_end__@@Base+0x200c50> │ │ │ │ │ + svcvs 0x005f6533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvc r2, #112, 2 │ │ │ │ │ ldrbtvc r5, [r3], #-3941 @ 0xfffff09b │ │ │ │ │ @ instruction: 0x676e6972 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe340 <__bss_end__@@Base+0x200c90> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe348 <__bss_end__@@Base+0x200c98> │ │ │ │ │ + addeq r7, pc, r3, lsr r7 @ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - stclcs 6, cr6, [pc, #-412]! @ 8fe374 <__bss_end__@@Base+0x200cc4> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ rsbvc r6, r5, #-268435451 @ 0xf0000005 │ │ │ │ │ ldclvs 15, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ - cmpvs r6, ip, ror #18 │ │ │ │ │ + rsbscs r6, r3, ip, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe378 <__bss_end__@@Base+0x200cc8> │ │ │ │ │ - rsbsvc r6, r4, #-2147483636 @ 0x8000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe380 <__bss_end__@@Base+0x200cd0> │ │ │ │ │ + strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8fe38c <__bss_end__@@Base+0x200cdc> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 8fe394 <__bss_end__@@Base+0x200ce4> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvc r6, [r4], #-2405 @ 0xfffff69b │ │ │ │ │ - addeq r5, pc, r8, ror #8 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvc r7, [r3, #-865]! @ 0xfffffc9f │ │ │ │ │ - ldrbvs r6, [pc, #-1389] @ 8fdfef <__bss_end__@@Base+0x20093f> │ │ │ │ │ + ldrbvs r6, [pc, #-1389] @ 8fdff7 <__bss_end__@@Base+0x200947> │ │ │ │ │ rsbvc r7, r5, #120, 8 @ 0x78000000 │ │ │ │ │ svcpl 0x006c616e │ │ │ │ │ ldrbvs r7, [r4, #-2402]! @ 0xfffff69e │ │ │ │ │ ldrbtvs r6, [r2], #-3935 @ 0xfffff0a1 │ │ │ │ │ - svcvs 0x00697265 │ │ │ │ │ - ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + strtpl r7, [r0], -r5, ror #4 │ │ │ │ │ + andeq r4, r0, r4, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe3c8 <__bss_end__@@Base+0x200d18> │ │ │ │ │ - rsbsvc r6, r4, #816 @ 0x330 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe3d0 <__bss_end__@@Base+0x200d20> │ │ │ │ │ + mcrvs 13, 3, r6, cr5, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbsvs r7, r4, #112, 10 @ 0x1c000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r4, r0, ror r5 │ │ │ │ │ + cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ addeq r7, pc, r4, ror r3 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe418 <__bss_end__@@Base+0x200d68> │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r4, r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe420 <__bss_end__@@Base+0x200d70> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ rsbvc r7, r1, r7, asr #4 │ │ │ │ │ cmnvs r3, r8, ror #18 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00207369 │ │ │ │ │ stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ @@ -479911,206 +479427,204 @@ │ │ │ │ │ stclvs 14, cr6, [r1, #-484]! @ 0xfffffe1c │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvc r9, #32, 6 @ 0x80000000 │ │ │ │ │ cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ subsvc r6, pc, sl, ror lr @ │ │ │ │ │ rsbvc r7, r5, #29097984 @ 0x1bc0000 │ │ │ │ │ rsbvs r7, r1, #1593835520 @ 0x5f000000 │ │ │ │ │ - stmdbmi r0!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + strbvs r6, [r9, #-1388]! @ 0xfffffa94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe468 <__bss_end__@@Base+0x200db8> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe470 <__bss_end__@@Base+0x200dc0> │ │ │ │ │ + cmnvs r6, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - svcvs 0x00662079 │ │ │ │ │ - strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ + cmnvs r2, r9, ror r4 │ │ │ │ │ + andeq pc, r2, lr, ror #2 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ cmnvs r5, pc, asr r3 │ │ │ │ │ svcpl 0x00686372 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ 8fe4a4 <__bss_end__@@Base+0x200df4> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe4c0 <__bss_end__@@Base+0x200e10> │ │ │ │ │ - stclvs 14, cr6, [pc, #-196]! @ 8fe5b8 <__bss_end__@@Base+0x200f08> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe4c8 <__bss_end__@@Base+0x200e18> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ 8fe4e0 <__bss_end__@@Base+0x200e30> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldclvs 1, cr6, [r4, #-456]! @ 0xfffffe38 │ │ │ │ │ addeq r5, pc, r8, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe510 <__bss_end__@@Base+0x200e60> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe518 <__bss_end__@@Base+0x200e68> │ │ │ │ │ + rsbvc r7, pc, r2, lsr r2 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ strbvs r6, [r4, #-871]! @ 0xfffffc99 │ │ │ │ │ addeq r5, pc, r8, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe560 <__bss_end__@@Base+0x200eb0> │ │ │ │ │ - rsbvs r7, sp, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe568 <__bss_end__@@Base+0x200eb8> │ │ │ │ │ + andeq r1, r2, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ rsbsvc r6, r8, r2, ror #30 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ - rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe5b0 <__bss_end__@@Base+0x200f00> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe5b8 <__bss_end__@@Base+0x200f08> │ │ │ │ │ + rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r3, r8, ror #6 │ │ │ │ │ + cdpvs 3, 6, cr7, cr5, cr8, {3} │ │ │ │ │ strbvs r6, [r3, #-358]! @ 0xfffffe9a │ │ │ │ │ mcrvs 0, 3, r7, cr1, cr8, {3} │ │ │ │ │ - rsbseq r6, r2, r4, ror #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ │ + addeq r5, pc, r8, lsl #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe600 <__bss_end__@@Base+0x200f50> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe608 <__bss_end__@@Base+0x200f58> │ │ │ │ │ + andeq r2, r2, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldclvs 12, cr6, [r3, #-388]! @ 0xfffffe7c │ │ │ │ │ + ldrbvs r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ addeq r5, pc, r4, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe640 <__bss_end__@@Base+0x200f90> │ │ │ │ │ - strbvs r6, [r3, #-305]! @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe648 <__bss_end__@@Base+0x200f98> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ - strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ + rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cmpvs pc, #7104 @ 0x1bc0 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strbvc r7, [pc, #-1390]! @ 8fe2ce <__bss_end__@@Base+0x200c1e> │ │ │ │ │ + strbvc r7, [pc, #-1390]! @ 8fe2d6 <__bss_end__@@Base+0x200c26> │ │ │ │ │ mrcvs 15, 3, r5, cr5, cr3, {3} │ │ │ │ │ rsbvc r6, pc, #110100480 @ 0x6900000 │ │ │ │ │ - cmnvs lr, #457179136 @ 0x1b400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr13, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe6a0 <__bss_end__@@Base+0x200ff0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe6a8 <__bss_end__@@Base+0x200ff8> │ │ │ │ │ + stmdbvc ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-432]! @ 8fe6d8 <__bss_end__@@Base+0x201028> │ │ │ │ │ + stmdaeq ip, {r0, r1, r4, r5, r8, lr}^ │ │ │ │ │ cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ @ instruction: 0x6769725f │ │ │ │ │ - cmnvs lr, #104, 8 @ 0x68000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 4, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe6e8 <__bss_end__@@Base+0x201038> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe6f0 <__bss_end__@@Base+0x201040> │ │ │ │ │ + rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ - ldrbmi r4, [r4, #-3948] @ 0xfffff094 │ │ │ │ │ + vnmulvs.f16 s13, s30, s25 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe728 <__bss_end__@@Base+0x201078> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe730 <__bss_end__@@Base+0x201080> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ addeq r6, pc, pc, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 8fe740 <__bss_end__@@Base+0x201090> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ - cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 8fe74c <__bss_end__@@Base+0x20109c> │ │ │ │ │ - rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ 8fe77c <__bss_end__@@Base+0x2010cc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 8fe748 <__bss_end__@@Base+0x201098> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ + ldrbtvs r6, [r2], #-355 @ 0xfffffe9d │ │ │ │ │ + stclvs 14, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ + ldclcs 4, cr7, [r9, #-420]! @ 0xfffffe5c │ │ │ │ │ beq 1a51de0 <__bss_end__@@Base+0x1354730> │ │ │ │ │ strbmi r4, [r6], -sl, lsr #10 │ │ │ │ │ ldmdbmi r4, {r0, r2, r6, r8, r9, lr}^ │ │ │ │ │ stcmi 5, cr4, [sp, #-344]! @ 0xfffffea8 │ │ │ │ │ svcmi 0x00485445 │ │ │ │ │ cmpmi r4, r4, asr #26 │ │ │ │ │ bcs 1a51a34 <__bss_end__@@Base+0x1354384> │ │ │ │ │ @@ -516040,16 +515554,17 @@ │ │ │ │ │ strdeq r0, [r2], r8 @ │ │ │ │ │ adceq r0, r2, r0, lsl #24 │ │ │ │ │ adceq r0, r2, r8, lsl #24 │ │ │ │ │ adceq r0, r2, r0, lsl ip │ │ │ │ │ adceq r0, r2, r8, lsl ip │ │ │ │ │ adceq r0, r2, r0, lsr #24 │ │ │ │ │ subeq r0, sl, r0, ror #11 │ │ │ │ │ - addeq lr, r8, ip, asr #22 │ │ │ │ │ - rsbseq r4, sp, ip, asr lr │ │ │ │ │ + addeq lr, r8, r4, asr fp │ │ │ │ │ + sbceq pc, r7, ip, asr ip @ │ │ │ │ │ + sbcseq r1, r2, r4, lsr r8 │ │ │ │ │ rsceq pc, r3, ip, asr #5 │ │ │ │ │ rsceq pc, r6, r4, lsr r8 @ │ │ │ │ │ smulleq r4, r8, r4, r7 │ │ │ │ │ sbcseq ip, r2, ip, lsl lr │ │ │ │ │ sbcseq r8, r9, r4, lsl #31 │ │ │ │ │ rsceq pc, r4, r4, lsl #24 │ │ │ │ │ sbcseq r0, sp, r4, asr #29 │ │ │ │ │ @@ -516080,15 +515595,14 @@ │ │ │ │ │ cmpeq r0, ip, asr #27 │ │ │ │ │ cmpeq r0, ip, asr #27 │ │ │ │ │ cmpeq r0, ip, asr #27 │ │ │ │ │ cmpeq r0, ip, asr #27 │ │ │ │ │ cmpeq r0, ip, asr #27 │ │ │ │ │ cmpeq r0, ip, asr #27 │ │ │ │ │ cmpeq r0, ip, asr #27 │ │ │ │ │ - cmpeq r0, ip, asr #27 │ │ │ │ │ @ instruction: 0x01259d64 │ │ │ │ │ @ instruction: 0x01259d64 │ │ │ │ │ @ instruction: 0x01259d64 │ │ │ │ │ @ instruction: 0x01259d64 │ │ │ │ │ @ instruction: 0x01259d64 │ │ │ │ │ @ instruction: 0x01259d64 │ │ │ │ │ @ instruction: 0x01259d64 │ │ │ │ │ @@ -522600,15 +522114,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ cmnvc r1, #396 @ 0x18c │ │ │ │ │ stcvs 0, cr7, [lr], #-428 @ 0xfffffe54 │ │ │ │ │ ldrbvs r7, [r0, #-873]! @ 0xfffffc97 │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ - b ffeb505c <_edata@@Base+0xfdc6205c> │ │ │ │ │ + b ffebb7b8 <_edata@@Base+0xfdc687b8> │ │ │ │ │ rsceq r4, r5, r0, lsl #14 │ │ │ │ │ stmdbmi r1, {r1, r2, r3, r6, sl, ip, lr}^ │ │ │ │ │ sbceq sl, ip, r1, lsr r8 │ │ │ │ │ stmdbmi r1, {r1, r2, r3, r6, sl, ip, lr}^ │ │ │ │ │ sbceq r3, ip, r1, lsr r2 │ │ │ │ │ subcc r5, r9, lr, asr #8 │ │ │ │ │ sbceq sl, ip, r8, ror r8 │ │ │ │ │ @@ -563863,29 +563377,29 @@ │ │ │ │ │ adceq r5, r4, r3, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subsmi r4, r2, #360710144 @ 0x15800000 │ │ │ │ │ @ instruction: 0x009627d0 │ │ │ │ │ ldrbmi r4, [r6, #-2375] @ 0xfffff6b9 │ │ │ │ │ subseq r5, r0, sp, lsr #10 │ │ │ │ │ ldmdbcc r0!, {r0, r1, r2, r6, r9, ip, sp} │ │ │ │ │ - rsceq r3, r1, r3, lsr r4 │ │ │ │ │ + cmpeq fp, r3, lsr r4 │ │ │ │ │ ldmdbcc r0!, {r0, r1, r2, r6, r9, ip, sp} │ │ │ │ │ - rsceq r3, r1, r3, lsr r1 │ │ │ │ │ + cmpeq fp, r3, lsr r1 │ │ │ │ │ ldmdbcc r0!, {r0, r1, r2, r6, r9, ip, sp} │ │ │ │ │ - rsceq r3, r1, r3, lsr r0 │ │ │ │ │ + cmpeq fp, r3, lsr r0 │ │ │ │ │ cmncc r9, r8, lsr #10 │ │ │ │ │ - rsceq r2, r1, r9, lsr #32 │ │ │ │ │ - rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ │ - cmnvs r8, pc, lsr #6 │ │ │ │ │ - strtvs r6, [pc], #-1394 @ 964e20 <__bss_end__@@Base+0x267770> │ │ │ │ │ - stcvs 3, cr6, [pc, #-444]! @ 964c68 <__bss_end__@@Base+0x2675b8> │ │ │ │ │ - stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - cdpvs 15, 6, cr2, cr9, cr1, {3} │ │ │ │ │ - cmnvs sp, r6, ror #30 │ │ │ │ │ - cmnvs r2, #465567744 @ 0x1bc00000 │ │ │ │ │ + cmpeq fp, r9, lsr #32 │ │ │ │ │ + ldmdbmi r8, {r0, r2, r3, r6, r8, lr}^ │ │ │ │ │ + bcc 17f5350 <__bss_end__@@Base+0x10f7ca0> │ │ │ │ │ + eorvs r6, pc, #36, 6 @ 0x90000000 │ │ │ │ │ + rsbvc r6, r1, #1680 @ 0x690 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 964c78 <__bss_end__@@Base+0x2675c8> │ │ │ │ │ + cmnvs r2, #209715200 @ 0xc800000 │ │ │ │ │ ldmdbcc r0!, {r0, r1, r2, r6, r9, ip, sp} │ │ │ │ │ addeq r3, lr, r2, lsr r3 │ │ │ │ │ ldmdbcc r0!, {r0, r1, r2, r6, r9, ip, sp} │ │ │ │ │ addeq r3, lr, r2, lsr r5 │ │ │ │ │ ldmdbcc r0!, {r0, r1, r2, r6, r9, ip, sp} │ │ │ │ │ addeq r3, lr, r2, lsr r2 │ │ │ │ │ ldmdbcc r0!, {r0, r1, r2, r6, r9, ip, sp} │ │ │ │ │ @@ -564465,15 +563979,15 @@ │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r9, sp, lr}^ │ │ │ │ │ cdpvc 3, 2, cr7, cr0, cr3, {3} │ │ │ │ │ eoreq r7, r5, r6, ror #28 │ │ │ │ │ ldrbvs r6, [r3, #-3701]! @ 0xfffff18b │ │ │ │ │ rsbvs r2, r3, #116 @ 0x74 │ │ │ │ │ cmnvc r3, #116, 18 @ 0x1d0000 │ │ │ │ │ - @ instruction: 0xf7df257e │ │ │ │ │ + @ instruction: 0xb6e0257e │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr8, {3} │ │ │ │ │ blpl 117ed0c <__bss_end__@@Base+0xa8165c> │ │ │ │ │ @ instruction: 0x2c7e7b7e │ │ │ │ │ stccs 12, cr2, [ip], #-176 @ 0xffffff50 │ │ │ │ │ strbvs r2, [r5, -ip, lsr #14]! │ │ │ │ │ bcc 117d178 <__bss_end__@@Base+0xa7fac8> │ │ │ │ │ @@ -578380,15 +577894,15 @@ │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ addeq r3, r0, r8, lsr #16 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq r3, r0, r8, lsl #30 │ │ │ │ │ adcseq r9, fp, r0, asr #18 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ - adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ + adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ ldrhteq fp, [lr], r0 │ │ │ │ │ adcseq fp, lr, r0, ror #1 │ │ │ │ │ ldrdeq r3, [r0], r8 │ │ │ │ │ umlaleq r2, pc, r0, r9 @ │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ strdeq r5, [r0], r8 │ │ │ │ │ @@ -578627,15 +578141,15 @@ │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ strbvs r2, [r4, #-3939]! @ 0xfffff09d │ │ │ │ │ strbvc r6, [r6, #-3430]! @ 0xfffff29a │ │ │ │ │ stmdavs r3!, {r1, r2, r3, r5, r6, r8, sl, fp, sp}^ │ │ │ │ │ cdpcs 3, 6, cr6, cr11, cr5, {3} │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ - b ffef75e8 <_edata@@Base+0xfdca45e8> │ │ │ │ │ + b ffefd0a4 <_edata@@Base+0xfdcaa0a4> │ │ │ │ │ rsbseq r6, lr, r0, asr #23 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ rsbseq r6, lr, sp, ror #2 │ │ │ │ │ ldrbtvc r7, [r5], #-628 @ 0xfffffd8c │ │ │ │ │ addseq r6, r4, r9, ror #24 │ │ │ │ │ strbpl r4, [r1], #-3155 @ 0xfffff3ad │ │ │ │ │ addseq r4, r6, r5, asr #6 │ │ │ │ │ @@ -579007,15 +578521,15 @@ │ │ │ │ │ addseq sl, r4, r1, ror #12 │ │ │ │ │ ldrbvc r7, [r4, #-877]! @ 0xfffffc93 │ │ │ │ │ addseq r6, r4, r6, ror #12 │ │ │ │ │ stmdbpl ip, {r4, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ stmdbmi sp, {r1, r2, r3, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ stceq 12, cr4, [pc, #-260] @ 9739fc <__bss_end__@@Base+0x27634c> │ │ │ │ │ movtpl r4, #5678 @ 0x162e │ │ │ │ │ - b ffef7bcc <_edata@@Base+0xfdca4bcc> │ │ │ │ │ + b ffefd66c <_edata@@Base+0xfdcaa66c> │ │ │ │ │ @ instruction: 0x009735f8 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbmi r0!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ andcc r4, pc, pc, asr #28 │ │ │ │ │ movtpl r4, #40784 @ 0x9f50 │ │ │ │ │ stclcs 15, cr4, [lr, #-332] @ 0xfffffeb4 │ │ │ │ │ @@ -581138,17 +580652,17 @@ │ │ │ │ │ svclt 0x0000b8ab │ │ │ │ │ @ instruction: 0xf0004801 │ │ │ │ │ svclt 0x0000b8ad │ │ │ │ │ addseq r5, r7, ip, ror ip │ │ │ │ │ @ instruction: 0x009755f9 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ - adcseq r9, sl, r8, asr #17 │ │ │ │ │ + adcseq r9, sl, r8, ror r8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ - strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r1, r0, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r0, lsr #27 │ │ │ │ │ addeq r7, r1, r0, asr #13 │ │ │ │ │ adcseq r6, r8, r8, ror #12 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ ldrdeq r3, [r0], r8 │ │ │ │ │ adceq r8, lr, r8, lsr #19 │ │ │ │ │ @@ -581223,16 +580737,16 @@ │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stcvs 6, cr15, [sp], {67} @ 0x43 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ - blcs 24f9b70 <_edata@@Base+0x2a6b70> │ │ │ │ │ - ldcpl 5, cr11, [fp, #804] @ 0x324 │ │ │ │ │ + movwvs r7, #28787 @ 0x7073 │ │ │ │ │ + stclcs 8, cr13, [r6], #-428 @ 0xfffffe54 │ │ │ │ │ cmppl r0, #1073741843 @ 0x40000013 │ │ │ │ │ strbpl r4, [lr], #-2349 @ 0xfffff6d3 │ │ │ │ │ subpl r4, r5, #18087936 @ 0x1140000 │ │ │ │ │ svcmi 0x00542d53 │ │ │ │ │ strbpl r4, [lr], #-2349 @ 0xfffff6d3 │ │ │ │ │ subpl r4, r5, #18087936 @ 0x1140000 │ │ │ │ │ andle lr, sp, r3, asr pc │ │ │ │ │ @@ -581245,22 +580759,22 @@ │ │ │ │ │ addeq r3, pc, r6, lsr r8 @ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ strdeq r3, [pc], r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strtvc r6, [pc], #-3171 @ 975e30 <__bss_end__@@Base+0x278780> │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - rsbpl r2, pc, sp, ror #28 │ │ │ │ │ - svcls 0x001a9d53 │ │ │ │ │ + stmdbgt pc!, {r0, r2, r3, r5, r6, r9, sl, fp, sp}^ @ │ │ │ │ │ + vldmiami lr!, {s19-s151} │ │ │ │ │ movtpl r2, #36952 @ 0x9058 │ │ │ │ │ cdpmi 1, 2, cr4, cr0, cr0, {1} │ │ │ │ │ strbpl r4, [r1], #-1861 @ 0xfffff8bb │ │ │ │ │ subcs r5, r5, r9, asr #12 │ │ │ │ │ ldrbmi r4, [r4, #-3657] @ 0xfffff1b7 │ │ │ │ │ - ldrbls r4, [r2], -r7, asr #10 │ │ │ │ │ + mrrcmi 5, 4, r4, r2, cr7 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -581313,15 +580827,15 @@ │ │ │ │ │ umlalseq r2, r2, r0, fp @ │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x632f6c63 │ │ │ │ │ cmnvs r0, pc, ror #26 │ │ │ │ │ rsbeq r2, pc, r4, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b ffefa03c <_edata@@Base+0xfdca703c> │ │ │ │ │ + b ffeffb54 <_edata@@Base+0xfdcacb54> │ │ │ │ │ rsbseq pc, lr, r8, ror #28 │ │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ │ rsbseq pc, lr, r8, lsr #30 │ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ │ rsbseq pc, lr, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r3, asr r0 │ │ │ │ │ rsbseq pc, lr, r8, lsr #30 │ │ │ │ │ @@ -606916,15 +606430,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x0098eff8 │ │ │ │ │ @ instruction: 0x0099ead0 │ │ │ │ │ addseq pc, r8, r0, rrx │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ addseq pc, r8, r0, lsl r0 @ │ │ │ │ │ @ instruction: 0x0099eaf8 │ │ │ │ │ - rscseq r8, lr, r0, lsl #23 │ │ │ │ │ + rscseq r0, pc, r0, lsl #23 │ │ │ │ │ addseq r0, r9, r0 │ │ │ │ │ addseq pc, r8, r8, lsl r0 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ addseq pc, r8, r0, lsr #32 │ │ │ │ │ addseq lr, r9, r0, lsr #22 │ │ │ │ │ addseq pc, r8, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -607268,16 +606782,16 @@ │ │ │ │ │ umullseq r0, sp, r8, r6 │ │ │ │ │ @ instruction: 0x0098f7f8 │ │ │ │ │ addseq pc, r8, r0, lsr r4 @ │ │ │ │ │ addseq pc, r8, r8, lsr r7 @ │ │ │ │ │ addseq r3, sp, r8, asr #2 │ │ │ │ │ addseq pc, r8, r8, asr #9 │ │ │ │ │ addeq r5, r6, r8, lsl r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0098f6f0 │ │ │ │ │ + addeq sl, r4, r0, lsr #3 │ │ │ │ │ + smlatbeq sp, r0, r1, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r5, sl, r8, asr #22 │ │ │ │ │ umullseq pc, r8, r8, r5 @ │ │ │ │ │ addeq r5, r2, r0, ror fp │ │ │ │ │ addseq pc, r8, r8, lsr #1 │ │ │ │ │ @ instruction: 0x009b15f8 │ │ │ │ │ addseq pc, r8, r8, lsr #11 │ │ │ │ │ @@ -608243,15 +607757,15 @@ │ │ │ │ │ @ instruction: 0x0098f6d0 │ │ │ │ │ addseq r1, fp, r8, lsr r7 │ │ │ │ │ @ instruction: 0x009904b0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - umullseq sl, sl, r0, r7 @ │ │ │ │ │ + addseq sl, sl, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r2, sl, r0, lsl #16 │ │ │ │ │ @ instruction: 0x009904d0 │ │ │ │ │ umullseq pc, r8, r0, r7 @ │ │ │ │ │ @ instruction: 0x009904d8 │ │ │ │ │ addeq r2, r0, r0, lsr r5 │ │ │ │ │ addseq r0, r9, r0, ror #9 │ │ │ │ │ @@ -634525,15 +634039,15 @@ │ │ │ │ │ @ instruction: 0x009a5cd8 │ │ │ │ │ @ instruction: 0x009a9ff0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a9ff8 │ │ │ │ │ addseq r5, sl, r0, lsl #26 │ │ │ │ │ addseq sl, sl, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rscseq r0, fp, r0, lsl #23 │ │ │ │ │ + rscseq r8, sl, r0, lsl #23 │ │ │ │ │ addseq fp, sl, r0 │ │ │ │ │ addseq sl, sl, r0, lsl r0 │ │ │ │ │ addseq r5, sl, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq sl, sl, r0, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -634809,16 +634323,16 @@ │ │ │ │ │ ldrsheq r3, [sp], r8 │ │ │ │ │ addseq sl, sl, r8, ror #8 │ │ │ │ │ addseq r3, sp, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq pc, fp, r0, asr #28 │ │ │ │ │ addseq sl, sl, r8, ror r4 │ │ │ │ │ addseq r3, sp, r8, asr #2 │ │ │ │ │ - addeq sl, r4, r0, lsr #3 │ │ │ │ │ - strdeq r1, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + addseq sl, sl, r0, ror #16 │ │ │ │ │ @ instruction: 0x009aa4b8 │ │ │ │ │ addseq r3, sp, r0, ror r1 │ │ │ │ │ @ instruction: 0x009aa4b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umullseq sl, sl, r0, r4 @ │ │ │ │ │ addseq sp, fp, r0, lsr #22 │ │ │ │ │ umullseq sl, sl, r8, r4 @ │ │ │ │ │ @@ -635009,16 +634523,16 @@ │ │ │ │ │ addseq ip, r9, r8, lsl #30 │ │ │ │ │ addseq r4, fp, r8, asr #7 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ addseq r0, r9, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00995ef8 │ │ │ │ │ ldrsbeq r8, [fp], r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x009aaad8 │ │ │ │ │ + addseq pc, r8, r0, lsl #11 │ │ │ │ │ + addeq r4, r4, r0, lsl #11 │ │ │ │ │ addseq sl, sl, r0, lsr #15 │ │ │ │ │ @ instruction: 0x009a5df0 │ │ │ │ │ addseq sl, sl, r8, lsr #15 │ │ │ │ │ addseq r8, sl, r0, asr #13 │ │ │ │ │ @ instruction: 0x009aa7b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009aa7b8 │ │ │ │ │ @@ -635061,16 +634575,16 @@ │ │ │ │ │ addeq r9, r1, r0, asr sp │ │ │ │ │ addseq sl, sl, r0, asr r8 │ │ │ │ │ @ instruction: 0x0099cfd0 │ │ │ │ │ addseq sl, sl, r0, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r1, lr, r8, lsl r4 │ │ │ │ │ - addseq sl, sl, r0, ror r4 │ │ │ │ │ - addeq r4, r4, r0, lsl #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x009aaad8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a87d8 │ │ │ │ │ @ instruction: 0x009aa8b8 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ umullseq sl, sl, r8, r8 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ addseq sl, sl, r8, lsl #17 │ │ │ │ │ @@ -670623,15 +670137,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbteq r2, [pc], #-96 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq sl, r1, r0, lsr #9 │ │ │ │ │ + rsceq sl, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adceq sp, r1, r8, lsr #21 │ │ │ │ │ andseq pc, sp, r1, ror r4 @ │ │ │ │ │ addseq sp, ip, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -672318,15 +671832,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ eoreq r5, r8, r4, lsr #3 │ │ │ │ │ eorseq r0, r1, sl │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhteq sl, [r1], #72 @ 0x48 │ │ │ │ │ + rsceq sl, r1, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r3, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ @@ -673015,15 +672529,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq pc, r7, r8, asr #6 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq sl, [r1], #64 @ 0x40 @ │ │ │ │ │ + smlaleq sl, r1, r8, lr │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, ip, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -673210,15 +672724,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, ip, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ │ - umulleq sp, r8, r0, pc @ │ │ │ │ │ + umulleq sp, r8, r8, pc @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subseq sp, r2, r0, lsl #29 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r2, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ @@ -679276,15 +678790,15 @@ │ │ │ │ │ addseq r4, sl, r8, lsr lr │ │ │ │ │ strhteq lr, [r2], r8 │ │ │ │ │ adceq fp, r1, r0, lsl #8 │ │ │ │ │ addseq r7, lr, r8, lsr r6 │ │ │ │ │ adcseq lr, r2, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r5, r0, lsr #7 │ │ │ │ │ adcseq r7, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r0, lsl #26 │ │ │ │ │ adceq pc, sp, r8, asr #8 │ │ │ │ │ adcseq r5, r3, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, r2, r8, lsr #19 │ │ │ │ │ @@ -679954,15 +679468,15 @@ │ │ │ │ │ @ instruction: 0x01121fb8 │ │ │ │ │ addseq r6, sp, r0, lsr r7 │ │ │ │ │ addseq ip, sp, r8, lsl #6 │ │ │ │ │ addseq r0, pc, r8, ror r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009e1ad0 │ │ │ │ │ - adcseq r1, r5, r0, lsr #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r3, r0, asr #23 │ │ │ │ │ addseq r6, sp, r0, asr r7 │ │ │ │ │ addseq r6, sp, r0, ror r6 │ │ │ │ │ addseq r6, sp, r8, ror #19 │ │ │ │ │ strhteq pc, [r5], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, fp, r8, ror #3 │ │ │ │ │ @@ -698828,15 +698342,15 @@ │ │ │ │ │ addseq pc, r1, r0, lsl r8 @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addseq sl, sl, r0, ror #16 │ │ │ │ │ + umullseq sl, sl, r0, r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r4, r6, r8, r3 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ addseq r1, lr, r0, lsl ip │ │ │ │ │ strhteq r4, [r1], -r5 │ │ │ │ │ @@ -700192,15 +699706,15 @@ │ │ │ │ │ adceq r2, r6, r8, lsl #21 │ │ │ │ │ addseq sl, lr, r8, ror #12 │ │ │ │ │ addeq r2, r0, r8, lsr ip │ │ │ │ │ adceq r0, ip, r8, asr #29 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ addseq r7, lr, r8, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r4, r7, r8, lsl #13 │ │ │ │ │ adcseq r8, r3, r0, lsr sl │ │ │ │ │ adceq pc, r5, r8, lsr #14 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ addseq sl, ip, r8, lsr #23 │ │ │ │ │ umlaleq r8, r5, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq sl, lr, r0, lsl r6 │ │ │ │ │ @@ -701898,17 +701412,17 @@ │ │ │ │ │ addseq r3, sl, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r4, sl, r8, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r3, r8 │ │ │ │ │ - adcseq r4, r7, r8, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r3, r8, asr sl │ │ │ │ │ - adceq r0, sp, r0, asr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, lsl #11 │ │ │ │ │ addseq ip, lr, r0, lsr r1 │ │ │ │ │ addseq sl, lr, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, fp, r8, lsr r7 │ │ │ │ │ ldrsbeq ip, [lr], r0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -702426,15 +701940,15 @@ │ │ │ │ │ addseq ip, fp, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r6, r8, r3 │ │ │ │ │ addseq ip, lr, r8, asr r8 │ │ │ │ │ adceq r7, r2, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, lr, r8, lsl #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r0, sp, r0, asr #13 │ │ │ │ │ sbceq r1, r0, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, r9, r8, lsl lr │ │ │ │ │ addseq ip, lr, r0, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq ip, lr, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -710436,15 +709950,15 @@ │ │ │ │ │ adceq r7, r2, r8, lsl r2 │ │ │ │ │ addseq r4, pc, r8, lsl #13 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq ip, r9, r0, lsl #31 │ │ │ │ │ - adceq r6, sp, r0, ror #7 │ │ │ │ │ + adceq r6, sp, r8, lsr #8 │ │ │ │ │ adcseq r8, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq pc, sl, r8, asr #22 │ │ │ │ │ addseq r4, pc, r8, asr #13 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ adceq r7, r1, r0, asr #27 │ │ │ │ │ strdeq pc, [sl], r8 @ │ │ │ │ │ @@ -742206,15 +741720,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sl, r8, lsl #14 │ │ │ │ │ adceq r3, r1, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r0, ror #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r0], #80 @ 0x50 │ │ │ │ │ adcseq r8, r1, r0, lsl r9 │ │ │ │ │ ldrsbteq r8, [r3], r8 │ │ │ │ │ adceq r3, r1, r0, asr #18 │ │ │ │ │ adceq lr, sl, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, ror r6 │ │ │ │ │ @@ -742358,15 +741872,15 @@ │ │ │ │ │ adceq r3, r1, r8, asr fp │ │ │ │ │ addeq r4, r0, r0, ror #28 │ │ │ │ │ sbceq fp, r1, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r3, r0, asr sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r9, sp, r0, ror #13 │ │ │ │ │ sbceq r1, r0, r0, lsr #12 │ │ │ │ │ strhteq r3, [r1], r0 │ │ │ │ │ adcseq r6, r2, r8, lsr #31 │ │ │ │ │ adceq r3, r1, r0, lsr #23 │ │ │ │ │ umullseq r8, sl, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r3, sl, r0, asr #3 │ │ │ │ │ @@ -788469,15 +787983,15 @@ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r4, r6, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r2, r8, ror #23 │ │ │ │ │ - adcseq r5, r2, r0, lsl #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, asr #13 │ │ │ │ │ ldrdeq sl, [r2], r8 │ │ │ │ │ ldrhteq r0, [r3], r0 │ │ │ │ │ adceq r0, r4, r0, ror lr │ │ │ │ │ @ instruction: 0x0099ceb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0099ceb8 │ │ │ │ │ @@ -788531,15 +788045,15 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ adceq pc, r3, r0, asr lr @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r0, r4, r8, asr #30 │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r0, [r4], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r5, r2, r0, lsl #31 │ │ │ │ │ sbceq r1, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, ror #4 │ │ │ │ │ adceq r0, r4, r0, ror pc │ │ │ │ │ addseq pc, fp, r0, lsr pc @ │ │ │ │ │ @@ -794709,39 +794223,39 @@ │ │ │ │ │ addeq r4, r2, r8, lsl r4 │ │ │ │ │ ldrhteq lr, [r1], r0 │ │ │ │ │ adcseq r9, r3, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ strdeq pc, [r3], r8 @ │ │ │ │ │ adceq r2, sl, r8, ror #11 │ │ │ │ │ - adcseq r1, r2, r0, ror #22 │ │ │ │ │ + adcseq r1, r2, r0, asr fp │ │ │ │ │ sbceq r1, r0, r0, lsl #16 │ │ │ │ │ - ldrshteq fp, [r6], r0 │ │ │ │ │ + adcseq fp, r6, r0, ror #13 │ │ │ │ │ umlalseq r9, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adceq r8, r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq r2, r5, r0, asr #31 │ │ │ │ │ sbceq sl, r2, r8, lsl #5 │ │ │ │ │ - ldrshteq r0, [r7], r0 │ │ │ │ │ + adcseq fp, sl, r0, ror #25 │ │ │ │ │ adcseq r9, r3, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, r4, r8, lsr #32 │ │ │ │ │ adceq r7, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, r4, r8, lsr r0 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r0, sl, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r2, r7, r0, lsr r6 │ │ │ │ │ + umlaleq sp, sp, r8, r2 @ │ │ │ │ │ sbceq r1, r0, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r6, [r4], r8 │ │ │ │ │ umlaleq r7, r4, r8, r0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ adceq r7, r4, r0, asr r0 │ │ │ │ │ strdeq ip, [r3], r8 @ │ │ │ │ │ @@ -794763,15 +794277,15 @@ │ │ │ │ │ addseq r0, sp, r8, asr pc │ │ │ │ │ strdeq r2, [sl], r8 @ │ │ │ │ │ adceq r2, sl, r8, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq pc, [sl], r8 @ │ │ │ │ │ strhteq ip, [r4], r8 │ │ │ │ │ addeq r2, r0, r0, lsl ip │ │ │ │ │ - adcseq fp, sl, r0, ror #25 │ │ │ │ │ + ldrshteq r0, [r7], r0 │ │ │ │ │ adcseq r9, r3, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r2, r8, asr #27 │ │ │ │ │ ldrdeq r7, [r4], r8 @ │ │ │ │ │ adceq r7, r4, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -824597,39 +824111,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ eoreq r5, r8, ip, lsr #5 │ │ │ │ │ eorseq r0, r4, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r4, r6, r8, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, r0, ror #26 │ │ │ │ │ + @ instruction: 0x3dba39e8 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r4, r6, r8, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, ip, ror sp │ │ │ │ │ + @ instruction: 0x3dba3a04 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq r6, r7, r4, ror #3 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq sp, [r8], r8 │ │ │ │ │ + addeq sp, r8, r0, ror #25 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, fp, r0, ror #28 │ │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ │ @@ -834932,15 +834446,15 @@ │ │ │ │ │ adcseq r9, r3, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, r1, r0, asr #31 │ │ │ │ │ sbceq r0, r1, r0, ror #29 │ │ │ │ │ adceq r8, lr, r8, lsr #27 │ │ │ │ │ ldrhteq r9, [r3], r0 │ │ │ │ │ - adceq sp, sp, r8, lsr #5 │ │ │ │ │ + adcseq r2, r7, r0, lsr r6 │ │ │ │ │ sbceq r1, r0, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, r7, r8, lsr #13 │ │ │ │ │ adceq lr, r6, r8, lsr #10 │ │ │ │ │ addseq r8, fp, r0, asr #23 │ │ │ │ │ adceq lr, r6, r0, lsr r5 │ │ │ │ │ addseq r8, fp, r8, ror #23 │ │ │ │ │ @@ -848712,15 +848226,15 @@ │ │ │ │ │ adceq fp, r7, r8, asr #12 │ │ │ │ │ adceq fp, r7, r8, lsr #29 │ │ │ │ │ umlalseq r0, r3, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [r3], r8 │ │ │ │ │ - umlalseq fp, r6, r8, r2 │ │ │ │ │ + adcseq fp, r6, r8, lsl #5 │ │ │ │ │ adcseq sl, r3, r8, lsl r9 │ │ │ │ │ adcseq r4, r5, r8, asr #5 │ │ │ │ │ sbceq fp, r1, r8, lsr #6 │ │ │ │ │ ldrhteq r0, [r2], r0 │ │ │ │ │ adcseq sl, r3, r0, asr #18 │ │ │ │ │ adceq fp, r7, r0, asr #25 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ @@ -856406,15 +855920,15 @@ │ │ │ │ │ sbceq r1, r0, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r0, r2, r8, lsr #16 │ │ │ │ │ ldrdeq r0, [r1], #240 @ 0xf0 │ │ │ │ │ - ldrshteq r3, [r1], r0 │ │ │ │ │ + adcseq r3, r1, r0, lsl #4 │ │ │ │ │ umlalseq sl, r3, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, r7, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, lsl #21 │ │ │ │ │ adceq r3, r8, r0, ror #9 │ │ │ │ │ addeq ip, r1, r0, lsl #11 │ │ │ │ │ @@ -859186,15 +858700,15 @@ │ │ │ │ │ adceq r2, fp, r8, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r8, lsl #20 │ │ │ │ │ addeq r7, r2, r8, asr r2 │ │ │ │ │ adcseq r6, r3, r8, asr #17 │ │ │ │ │ - adceq r3, r7, r8, lsr #11 │ │ │ │ │ + adcseq r9, r1, r0, ror #19 │ │ │ │ │ sbceq r1, r1, r8 │ │ │ │ │ adceq r6, r8, r8, asr r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r6, r8, r0, rrx │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r6, r8, r8, rrx │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -897356,15 +896870,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r8, r4, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ adceq r5, r7, r0, asr #11 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq r6, r2, r8, lsl #25 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ adceq pc, r4, r0, lsr #1 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -897507,23 +897021,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, asr #22 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq sp, r0, r0, lsl pc │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -897555,15 +897069,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r8, r0, lsr sp │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adceq fp, r8, r0, lsr #13 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -897731,15 +897245,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, fp, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0000 │ │ │ │ │ + stclcc 0, cr0, [r5], {0} │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq r6, r2, r0, asr sp │ │ │ │ │ strhteq r4, [r1], -r5 │ │ │ │ │ ldrdeq r0, [r5], r0 @ │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -897795,15 +897309,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r8, [r8], #-176 @ 0xffffff50 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ strhteq r5, [r7], r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mlaeq r0, r5, ip, r1 │ │ │ │ │ adceq sl, r4, r8, lsr #20 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -897995,15 +897509,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r8, r8, lsl ip │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ adcseq fp, r3, r8, lsr #29 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq r6, r2, r8, ror sp │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adceq r1, r5, r8, ror ip │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -899158,15 +898672,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r8, r0, lsl #25 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq lr, [fp], #-80 @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -899350,15 +898864,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r8, r8, ror #25 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r5, r0, r5, lsl #4 │ │ │ │ │ adceq ip, r6, r0, asr r2 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -901726,15 +901240,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq lr, [sl], r8 @ │ │ │ │ │ andseq r8, ip, sp, asr #10 │ │ │ │ │ addseq r1, sl, r8, asr #28 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ addeq r9, pc, r8, lsr #17 │ │ │ │ │ - svccc 0x00cfe03c │ │ │ │ │ + stclcc 0, cr5, [r5], {60} @ 0x3c │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrsbteq r3, [lr], #-216 @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, fp, r8, lsr sp │ │ │ │ │ @@ -901794,15 +901308,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sl, sl, r8, asr #3 │ │ │ │ │ addseq pc, ip, r0, asr pc @ │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ addeq r9, pc, r0, asr #21 │ │ │ │ │ - svccc 0x00cfed78 │ │ │ │ │ + vstmiacc r5, {s9-s8} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r6, r2, r0, lsr #22 │ │ │ │ │ eoreq r2, r6, r5, ror r4 │ │ │ │ │ addseq sp, ip, r0, ror #28 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ addseq sl, r4, r8, asr r3 │ │ │ │ │ @@ -905837,15 +905351,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r8, r4, r0, asr #21 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adceq r0, fp, r8, lsr #21 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ adceq r4, r8, r8, lsl r3 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -905853,15 +905367,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r8, r9, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r4, pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -908588,15 +908102,15 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ umlaleq r6, fp, r0, r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r6, fp, r0, lsr #11 │ │ │ │ │ adcseq r8, r2, r8, asr r3 │ │ │ │ │ adceq r6, fp, r8, lsr #11 │ │ │ │ │ adceq r6, fp, r8, lsl #11 │ │ │ │ │ - adcseq sl, r0, r8, ror #28 │ │ │ │ │ + adcseq sl, r0, r8, ror lr │ │ │ │ │ sbceq fp, r1, r0, asr r3 │ │ │ │ │ adceq r6, fp, r8, asr #11 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r8, lsl lr │ │ │ │ │ adceq r6, fp, r0, lsl r6 │ │ │ │ │ ldrhteq r7, [r3], r8 │ │ │ │ │ @@ -911414,15 +910928,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r8, r4, r0, asr #20 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r2, r6, r0, ror #21 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -911862,15 +911376,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq r8, r9, r0, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adceq sl, r8, r0, lsr #7 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ @@ -911934,15 +911448,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umullseq r0, r5, r8, fp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, r8, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -918934,15 +918448,15 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adceq r0, ip, r8, lsr #21 │ │ │ │ │ adcseq r9, r2, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], #168 @ 0xa8 │ │ │ │ │ adcseq ip, r6, r0, lsr #10 │ │ │ │ │ adcseq sp, r3, r8, lsr #31 │ │ │ │ │ - ldrsbteq r9, [r1], r0 │ │ │ │ │ + adceq r3, r7, r8, lsr #11 │ │ │ │ │ sbceq r1, r1, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, r0, r8, lsr #26 │ │ │ │ │ @@ -918962,29 +918476,29 @@ │ │ │ │ │ adcseq lr, r3, r8, asr r0 │ │ │ │ │ ldrhteq r0, [r2], r0 │ │ │ │ │ sbceq r1, r1, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, ror fp │ │ │ │ │ - adcseq r2, r5, r8, lsr r5 │ │ │ │ │ + adcseq r2, r5, r8, asr #10 │ │ │ │ │ adcseq lr, r3, r8, lsr #1 │ │ │ │ │ umlalseq r0, r2, r8, r6 │ │ │ │ │ sbceq fp, r1, r8, ror r3 │ │ │ │ │ adcseq r3, r5, r8, ror #2 │ │ │ │ │ ldrsbteq lr, [r3], r0 │ │ │ │ │ - adcseq r7, r8, r0, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r1, r0, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adcseq r0, r2, r0, lsr r9 │ │ │ │ │ sbceq r1, r1, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r7, r8, r0, asr #3 │ │ │ │ │ sbceq r1, r0, r0, asr #23 │ │ │ │ │ umlaleq fp, ip, r8, r3 │ │ │ │ │ adcseq r7, r3, r0, lsl #21 │ │ │ │ │ adceq sp, lr, r0, ror r8 │ │ │ │ │ adcseq lr, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, lsl #6 │ │ │ │ │ @@ -919478,15 +918992,15 @@ │ │ │ │ │ ldrdeq r0, [ip], r0 @ │ │ │ │ │ strdeq r0, [ip], r8 @ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ umlaleq r0, ip, r0, pc @ │ │ │ │ │ adceq pc, sl, r8, asr #1 │ │ │ │ │ adceq r1, ip, r8 │ │ │ │ │ umlalseq r5, r3, r0, lr │ │ │ │ │ - rsceq r8, lr, r0, lsl #23 │ │ │ │ │ + rsceq r0, pc, r0, lsl #23 │ │ │ │ │ adceq r2, ip, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r3, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, ip, r8, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -919692,19 +919206,19 @@ │ │ │ │ │ adcseq r8, r2, r8, asr r6 │ │ │ │ │ adceq r1, ip, r8, lsr r3 │ │ │ │ │ adceq r1, ip, r8, lsl r3 │ │ │ │ │ adceq lr, pc, r8, lsl #27 │ │ │ │ │ adceq r1, ip, r0, lsr r2 │ │ │ │ │ adceq r3, r9, r8, ror #22 │ │ │ │ │ adceq r1, ip, r8, asr #6 │ │ │ │ │ - adceq ip, sp, r0, lsl #27 │ │ │ │ │ + adcseq r9, r6, r0, ror #7 │ │ │ │ │ adcseq r1, r4, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, lsl #26 │ │ │ │ │ - adcseq r9, r6, r0, ror #7 │ │ │ │ │ + umlaleq ip, sp, r0, sp │ │ │ │ │ adcseq r1, r4, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, asr sl │ │ │ │ │ adcseq r3, r5, r8, lsr #3 │ │ │ │ │ sbceq r1, r0, r8, lsr #26 │ │ │ │ │ @@ -919742,15 +919256,15 @@ │ │ │ │ │ adcseq r8, r2, r8, asr r6 │ │ │ │ │ adceq r6, sp, r8, lsl #14 │ │ │ │ │ umlalseq r1, r4, r8, fp │ │ │ │ │ adcseq r9, r1, r0, lsl #16 │ │ │ │ │ sbceq r1, r0, r8, asr #27 │ │ │ │ │ ldrshteq lr, [r4], r0 │ │ │ │ │ adcseq r1, r4, r0, asr #23 │ │ │ │ │ - adcseq r4, r7, r0, ror #5 │ │ │ │ │ + adceq r1, sp, r0, ror r1 │ │ │ │ │ smulleq r1, r1, r8, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq r9, r1, r0, lsl #6 │ │ │ │ │ adcseq r1, r4, r0, lsl ip │ │ │ │ │ @@ -919760,15 +919274,15 @@ │ │ │ │ │ sbceq fp, r1, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, lsr ip │ │ │ │ │ adceq r9, lr, r0, lsl #3 │ │ │ │ │ sbceq r1, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r0, ror #24 │ │ │ │ │ - adceq r1, sp, r0, ror r1 │ │ │ │ │ + adcseq r4, r7, r0, ror #5 │ │ │ │ │ sbceq r1, r1, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, asr #28 │ │ │ │ │ adcseq r1, r8, r0, lsl #22 │ │ │ │ │ ldrhteq r1, [r4], r0 │ │ │ │ │ @@ -920088,19 +919602,19 @@ │ │ │ │ │ adcseq r1, r4, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r1, r0, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - adcseq sp, r4, r0, asr #32 │ │ │ │ │ + adcseq sp, r4, r0, lsr r0 │ │ │ │ │ sbceq fp, r1, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, ror sp │ │ │ │ │ - umlalseq r8, r1, r0, ip │ │ │ │ │ + adcseq r8, r1, r0, lsr #25 │ │ │ │ │ strheq r1, [r0], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, fp, r8, asr #31 │ │ │ │ │ adceq r1, ip, r8, ror #21 │ │ │ │ │ adcseq r8, r2, r8, lsr #20 │ │ │ │ │ @@ -920132,19 +919646,19 @@ │ │ │ │ │ adcseq r1, r4, r8, lsl lr │ │ │ │ │ ldrdeq r2, [lr], r8 @ │ │ │ │ │ sbceq r1, r0, r8, lsl #30 │ │ │ │ │ adcseq r9, r0, r0, lsl #29 │ │ │ │ │ adcseq r1, r4, r0, asr #28 │ │ │ │ │ adcseq sp, r7, r8, lsr fp │ │ │ │ │ sbceq r1, r1, r8, lsr r2 │ │ │ │ │ - strhteq sl, [pc], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, lsr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strhteq sl, [pc], r8 │ │ │ │ │ umlalseq r1, r4, r0, lr │ │ │ │ │ strhteq r1, [ip], r8 │ │ │ │ │ sbceq fp, r1, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r1, [r4], r8 │ │ │ │ │ @@ -920180,15 +919694,15 @@ │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [ip], r0 @ │ │ │ │ │ adceq r1, ip, r8, lsl #22 │ │ │ │ │ addseq r0, pc, r8, lsl #15 │ │ │ │ │ adcseq fp, r6, r0, ror #8 │ │ │ │ │ sbceq r1, r0, r0, lsl #31 │ │ │ │ │ - adceq r6, r4, r8, ror pc │ │ │ │ │ + adceq r6, r4, r8, ror #30 │ │ │ │ │ adcseq r1, r4, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, sl, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [ip], r8 @ │ │ │ │ │ @@ -920196,33 +919710,33 @@ │ │ │ │ │ adcseq r7, r2, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r3, [r4], r0 │ │ │ │ │ adceq sp, lr, r0, asr #29 │ │ │ │ │ adcseq r1, r4, r8, asr pc │ │ │ │ │ adceq sl, sp, r8, lsr #14 │ │ │ │ │ sbceq r1, r0, r8, lsr #31 │ │ │ │ │ - umlalseq ip, r7, r0, r0 │ │ │ │ │ + adcseq sl, r0, r8, lsl r1 │ │ │ │ │ adcseq r1, r4, r0, lsl #31 │ │ │ │ │ adcseq r2, r5, r8, lsl r1 │ │ │ │ │ sbceq r1, r1, r8, lsl #5 │ │ │ │ │ - adcseq sl, r0, r8, lsr #2 │ │ │ │ │ + umlalseq ip, r7, r0, r0 │ │ │ │ │ adcseq r1, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r1, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq fp, r1, r0, r4 │ │ │ │ │ adcseq r9, r6, r8, ror #1 │ │ │ │ │ adcseq r2, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ umullseq r4, pc, r8, r6 @ │ │ │ │ │ adcseq r2, r4, r0, lsr r0 │ │ │ │ │ - adceq r6, r8, r8, asr #32 │ │ │ │ │ + adceq r0, ip, r0, lsl #15 │ │ │ │ │ strheq r1, [r1], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, lsl #1 │ │ │ │ │ @@ -920234,15 +919748,15 @@ │ │ │ │ │ sbceq r2, r0, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r1], #40 @ 0x28 │ │ │ │ │ ldrshteq fp, [r6], r8 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r0, ror #22 │ │ │ │ │ sbceq r2, r0, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, lsr #2 │ │ │ │ │ adceq r1, ip, r0, asr sl │ │ │ │ │ strheq fp, [r1], #72 @ 0x48 │ │ │ │ │ adceq r8, r3, r8, ror #9 │ │ │ │ │ ldrshteq r3, [r4], r0 │ │ │ │ │ @@ -920383,35 +919897,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r1, ip, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r1, ip, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r1, ip, r8, asr lr │ │ │ │ │ adceq r1, ip, r8, lsr #28 │ │ │ │ │ - cmneq r4, r8, lsl #12 │ │ │ │ │ - adceq r1, ip, r0, lsr lr │ │ │ │ │ cmneq r4, r0, lsr #12 │ │ │ │ │ - adceq r1, ip, r8, lsr lr │ │ │ │ │ + adceq r1, ip, r0, lsr lr │ │ │ │ │ cmneq r4, r8, lsr r6 │ │ │ │ │ - adceq r1, ip, r0, asr #28 │ │ │ │ │ + adceq r1, ip, r8, lsr lr │ │ │ │ │ cmneq r4, r0, asr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, ip, r0, asr #28 │ │ │ │ │ cmneq r4, r0, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strheq r4, [r4, #-96]! @ 0xffffffa0 │ │ │ │ │ adceq r1, ip, r0, asr lr │ │ │ │ │ strdeq r1, [ip], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r1, [ip], r8 @ │ │ │ │ │ + adceq r1, ip, r0, ror #29 │ │ │ │ │ adceq r1, ip, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r4, [r4, #-96]! @ 0xffffffa0 │ │ │ │ │ + cmneq r4, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq r4, r8, lsr r6 │ │ │ │ │ + cmneq r4, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, lsl r4 │ │ │ │ │ adceq r2, ip, r8, lsl r0 │ │ │ │ │ adcseq r8, r2, r8, asr r6 │ │ │ │ │ umlaleq r1, ip, r0, lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -920428,37 +919942,37 @@ │ │ │ │ │ ldrdeq r5, [r0], r8 │ │ │ │ │ adceq r1, ip, r8, asr #29 │ │ │ │ │ adceq r1, ip, r8, lsl #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, ip, r8, lsr #29 │ │ │ │ │ tsteq ip, r8, lsl #12 │ │ │ │ │ strhteq r1, [ip], r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - adceq r1, ip, r0, ror #29 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ + adceq r1, ip, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r1, ip, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [ip], r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [ip], r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - adceq r1, ip, r8, lsl #30 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - ldrhteq r0, [r0], r8 │ │ │ │ │ + adceq r1, ip, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r1, ip, r0, lsl pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq r1, [ip], r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r1, ip, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r1, ip, r0, ror #30 │ │ │ │ │ adceq r2, ip, r0, asr r0 │ │ │ │ │ umlalseq r8, r2, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, asr #2 │ │ │ │ │ - adcseq r1, r2, r0, asr fp │ │ │ │ │ + adcseq r4, r5, r8, lsr #10 │ │ │ │ │ sbceq r2, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r2, r0, lsl #6 │ │ │ │ │ adceq r1, ip, r0, asr #30 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @@ -920510,15 +920024,15 @@ │ │ │ │ │ adceq r3, ip, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adceq r2, ip, r8, lsl #10 │ │ │ │ │ adceq r1, ip, r8, lsr #21 │ │ │ │ │ adcseq r4, r3, r8, lsl r9 │ │ │ │ │ adceq r1, ip, r0, lsr #30 │ │ │ │ │ adceq pc, sl, r8, asr #1 │ │ │ │ │ - adcseq r4, r5, r8, lsr #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [r0], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ adcseq r1, r2, r8, lsr ip │ │ │ │ │ sbceq sl, r2, r0, lsr #7 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ adcseq r4, r3, r8, lsl r4 │ │ │ │ │ @@ -920538,55 +920052,55 @@ │ │ │ │ │ adceq r2, sl, r8, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r9, r6, r8, lsr r3 │ │ │ │ │ sbceq r1, r1, r8, lsr #6 │ │ │ │ │ adcseq r9, r6, r8, asr r2 │ │ │ │ │ adcseq r2, r4, r8, lsr r2 │ │ │ │ │ - adceq r1, ip, r0, ror #23 │ │ │ │ │ - sbceq fp, r1, r0, ror #9 │ │ │ │ │ + adcseq ip, r6, r0, lsr r4 │ │ │ │ │ + sbceq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, lsr #2 │ │ │ │ │ + adceq r1, ip, r0, ror #23 │ │ │ │ │ + sbceq fp, r1, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r1, r0, asr r3 │ │ │ │ │ + sbceq r2, r0, r8, asr #2 │ │ │ │ │ ldrhteq r9, [r1], r8 │ │ │ │ │ ldrhteq r2, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r8, asr #2 │ │ │ │ │ + sbceq r1, r1, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [r4], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, r3, r0, ror fp │ │ │ │ │ + adcseq r3, r5, r8, lsr r6 │ │ │ │ │ + sbceq r2, r0, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, ror r1 │ │ │ │ │ + adcseq sl, r3, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, lsr #11 │ │ │ │ │ - strdeq r7, [sp], r0 @ │ │ │ │ │ - sbceq r1, r1, r8, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r2, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r0, r8, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r2, [r4], r0 │ │ │ │ │ + strdeq r7, [sp], r0 @ │ │ │ │ │ + sbceq r1, r1, r8, ror r3 │ │ │ │ │ umlalseq r9, r1, r0, r5 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ - umlaleq r2, ip, r0, r0 │ │ │ │ │ - sbceq fp, r1, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r4, r0, lsr #12 │ │ │ │ │ - adcseq ip, r6, r0, lsr r4 │ │ │ │ │ sbceq r2, r0, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r2, r4, r0, lsr #12 │ │ │ │ │ + adceq r2, ip, r0, lsr #1 │ │ │ │ │ + sbceq fp, r1, r8, lsl #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, asr #12 │ │ │ │ │ - adcseq fp, r6, r8, asr sl │ │ │ │ │ + adcseq fp, r6, r8, asr #20 │ │ │ │ │ sbceq r1, r1, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r2, r4, r8, r6 │ │ │ │ │ @@ -920612,15 +920126,15 @@ │ │ │ │ │ addeq r5, r2, r0, asr #3 │ │ │ │ │ adceq r2, ip, r0, ror #2 │ │ │ │ │ adceq r8, r2, r8, ror #12 │ │ │ │ │ strhteq r2, [ip], r0 │ │ │ │ │ addeq r4, r2, r0, ror #4 │ │ │ │ │ umlaleq r2, ip, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r8, lsr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsr r2 │ │ │ │ │ adceq r2, ip, r8, asr #3 │ │ │ │ │ adceq r1, ip, r0, lsl #29 │ │ │ │ │ ldrdeq r2, [ip], r0 @ │ │ │ │ │ umullseq r0, sp, r0, r9 │ │ │ │ │ ldrdeq r2, [ip], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -920662,15 +920176,15 @@ │ │ │ │ │ adceq r2, sl, r8, ror #14 │ │ │ │ │ adceq r2, ip, r0, ror #4 │ │ │ │ │ addseq r0, pc, r8, lsl #15 │ │ │ │ │ adceq r2, ip, r8, ror #4 │ │ │ │ │ umlalseq r8, r2, r8, r0 │ │ │ │ │ adceq r2, ip, r0, ror r2 │ │ │ │ │ adceq pc, sl, r8, asr #1 │ │ │ │ │ - adcseq r2, r1, r8, lsr #21 │ │ │ │ │ + adcseq r0, r5, r8, lsr #30 │ │ │ │ │ ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, ror r8 │ │ │ │ │ adceq r6, r4, r0, lsl #31 │ │ │ │ │ sbceq fp, r1, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, ip, r8, ror r2 │ │ │ │ │ @@ -920684,15 +920198,15 @@ │ │ │ │ │ adcseq r8, r2, r8, asr r6 │ │ │ │ │ strhteq r2, [ip], r8 │ │ │ │ │ umlaleq r2, ip, r8, r2 │ │ │ │ │ adcseq fp, r0, r8 │ │ │ │ │ adceq r2, ip, r0, asr #3 │ │ │ │ │ adceq r1, ip, r8, lsl #27 │ │ │ │ │ adceq r2, ip, r8, asr #5 │ │ │ │ │ - adcseq r0, r5, r8, lsl #30 │ │ │ │ │ + adcseq r2, r1, r8, lsr #21 │ │ │ │ │ sbceq r2, r0, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, asr #17 │ │ │ │ │ adcseq ip, r1, r8, lsl #16 │ │ │ │ │ sbceq r1, r1, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsr #6 │ │ │ │ │ @@ -920718,15 +920232,15 @@ │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, ror #18 │ │ │ │ │ - strhteq r3, [r1], r8 │ │ │ │ │ + adceq r3, r1, r0, ror #25 │ │ │ │ │ sbceq r2, r0, r8, ror r3 │ │ │ │ │ adceq r2, ip, r0, ror r3 │ │ │ │ │ @ instruction: 0x009a7cd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, r2, r0, ror #13 │ │ │ │ │ @@ -920764,15 +920278,15 @@ │ │ │ │ │ adcseq r2, r4, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsl r4 │ │ │ │ │ adceq sp, fp, r8, lsl #17 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ adceq sl, pc, r0, lsl #10 │ │ │ │ │ ldrsbteq r2, [r4], r0 │ │ │ │ │ - adceq r2, ip, r0, lsl r1 │ │ │ │ │ + adceq r2, ip, r0, lsr #2 │ │ │ │ │ sbceq fp, r1, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, asr #8 │ │ │ │ │ strhteq sp, [fp], r0 │ │ │ │ │ ldrshteq r8, [r2], r8 │ │ │ │ │ @@ -920792,15 +920306,15 @@ │ │ │ │ │ sbceq sl, r2, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r2, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, asr #23 │ │ │ │ │ - strhteq r1, [ip], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsl #10 │ │ │ │ │ adcseq sl, r0, r0, ror pc │ │ │ │ │ strheq r2, [r0], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [r1], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, ror #9 │ │ │ │ │ @@ -920825,15 +920339,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ umlaleq fp, r7, r0, r9 │ │ │ │ │ adcseq r4, r3, r0, asr #18 │ │ │ │ │ adceq r2, ip, r0, lsl r5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - adcseq r0, r0, r0, lsr pc │ │ │ │ │ + adceq r0, pc, r0, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, ip, r8, lsr #9 │ │ │ │ │ adceq r2, ip, r8, lsr r5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ andle r0, r0, sl, lsl r0 │ │ │ │ │ adcseq r4, r3, r8, lsl r4 │ │ │ │ │ adceq r2, ip, r0, lsr r5 │ │ │ │ │ @@ -925203,15 +924717,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r9], #-201 @ 0xffffff37 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r4, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, ip, asr #4 │ │ │ │ │ + ldrsbteq r0, [sl], #-84 @ 0xffffffac │ │ │ │ │ adcseq r8, r4, r0, ror #22 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq r6, r2, r0, ror #9 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ adceq r2, r9, r8, lsr r0 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -926528,33 +926042,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ adceq r7, ip, r8, lsr #28 │ │ │ │ │ umlalseq r3, r4, r8, pc @ │ │ │ │ │ umlaleq r7, ip, r8, lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, ip │ │ │ │ │ + svcgt 0x00fffff2 │ │ │ │ │ adceq r7, ip, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, ip, r0, ror #30 │ │ │ │ │ strhteq r8, [r9], r8 │ │ │ │ │ adceq r7, ip, r0, asr lr │ │ │ │ │ - andle r0, r0, r2 │ │ │ │ │ + andle r0, r0, r3 │ │ │ │ │ adceq r7, ip, r0, ror #28 │ │ │ │ │ andle r0, r0, r8, ror #15 │ │ │ │ │ adceq r7, ip, r8, ror #28 │ │ │ │ │ andle r0, r0, fp │ │ │ │ │ adceq r7, ip, r0, ror lr │ │ │ │ │ - andle r0, r0, r6 │ │ │ │ │ + andle r0, r0, r7 │ │ │ │ │ adceq r7, ip, r8, ror lr │ │ │ │ │ - andle r0, r0, r4 │ │ │ │ │ + andle r0, r0, r8 │ │ │ │ │ adceq r7, ip, r0, lsl #29 │ │ │ │ │ - andle r0, r0, ip │ │ │ │ │ + andle r0, r0, r9 │ │ │ │ │ adceq r7, ip, r8, lsl #29 │ │ │ │ │ - andle r0, r0, r3, lsr r0 │ │ │ │ │ + andle r0, r0, fp │ │ │ │ │ adceq r7, ip, r8, asr #27 │ │ │ │ │ strdeq r2, [ip], r0 @ │ │ │ │ │ adceq r7, ip, r8, lsr #29 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r1, r6, r0, ror #14 │ │ │ │ │ adceq r6, r6, r0, ror #28 │ │ │ │ │ strhteq r7, [ip], r8 │ │ │ │ │ @@ -935239,15 +934753,15 @@ │ │ │ │ │ adceq r2, ip, r8, lsr #9 │ │ │ │ │ adceq r0, sp, r8, lsl #1 │ │ │ │ │ adcseq lr, r2, r0, ror #29 │ │ │ │ │ adceq r0, sp, r0, ror #12 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r0, sp, r0, asr #12 │ │ │ │ │ strdeq r2, [ip], r0 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strhteq r1, [ip], r8 │ │ │ │ │ sbceq r1, r1, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsl #10 │ │ │ │ │ adceq r0, sp, r0, lsl #13 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r6], r0 @ │ │ │ │ │ @@ -935259,39 +934773,39 @@ │ │ │ │ │ addeq sl, r0, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strhteq r0, [sp], r0 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r0, sp, r8, ror r6 │ │ │ │ │ adceq r0, sp, r0, lsr #13 │ │ │ │ │ - adceq r1, lr, r0, asr r2 │ │ │ │ │ + adcseq sp, r6, r8, ror #19 │ │ │ │ │ sbceq r4, r3, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, lsr r5 │ │ │ │ │ ldrdeq r0, [sp], r0 @ │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r0, sp, r8, lsr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r0, sp, r0, ror #13 │ │ │ │ │ umulleq ip, r4, r8, r6 │ │ │ │ │ adceq r0, sp, r8, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, r5, r8, lsr #18 │ │ │ │ │ sbceq r1, r1, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r8, r0, r0, asr #30 │ │ │ │ │ sbceq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r1], #88 @ 0x58 │ │ │ │ │ - adcseq r8, r0, r0, lsr pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, lsl #11 │ │ │ │ │ adcseq r9, r1, r0, lsl #18 │ │ │ │ │ sbceq r1, r1, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, ror #23 │ │ │ │ │ - adcseq sl, r1, r8, ror #9 │ │ │ │ │ + adceq sp, sp, r0, ror r4 │ │ │ │ │ sbceq r2, r0, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, lsr ip │ │ │ │ │ @@ -935299,37 +934813,37 @@ │ │ │ │ │ ldrdeq r2, [r0], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, lsl #25 │ │ │ │ │ - adceq sp, sp, r0, ror r4 │ │ │ │ │ + adcseq sl, r1, r8, ror #9 │ │ │ │ │ strdeq r2, [r0], #88 @ 0x58 │ │ │ │ │ adceq r0, sp, r8, ror #14 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, r6, r8, lsl #30 │ │ │ │ │ adceq r0, sp, r8, ror r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r0, sp, r8, lsl #15 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r0, sp, r0, ror #14 │ │ │ │ │ adceq r0, sp, r0, ror r7 │ │ │ │ │ - adcseq r2, r5, r8, lsl #18 │ │ │ │ │ + adcseq r2, r5, r8, lsl r9 │ │ │ │ │ ldrhteq r2, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r1, r0, lsr #12 │ │ │ │ │ adceq r0, sp, r8, lsr #15 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r0, sp, r0, lsl #15 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ - ldrdeq r9, [sp], r8 @ │ │ │ │ │ + adceq r9, sp, r8, asr #17 │ │ │ │ │ ldrsbteq r2, [r4], r8 │ │ │ │ │ adceq r9, sp, r0, lsl #4 │ │ │ │ │ sbceq r2, r0, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r8, asr sp │ │ │ │ │ ldrdeq r0, [sp], r0 @ │ │ │ │ │ ldrdeq r4, [r2], r8 │ │ │ │ │ @@ -935393,15 +934907,15 @@ │ │ │ │ │ umlaleq r0, sp, r0, r8 │ │ │ │ │ adceq r0, sp, r0, asr #17 │ │ │ │ │ addeq r9, r1, r0, asr sp │ │ │ │ │ adceq r0, sp, r8, asr #17 │ │ │ │ │ ldrdeq sl, [r0], r0 │ │ │ │ │ adceq r0, sp, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r5, sp, r0, lsl fp │ │ │ │ │ + adceq r5, sp, r8, lsr #22 │ │ │ │ │ adcseq r2, r4, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r1], #88 @ 0x58 │ │ │ │ │ adceq r0, sp, r8, ror #17 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r0, sp, r8, lsr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -935425,17 +934939,17 @@ │ │ │ │ │ ldrshteq r2, [r4], r0 │ │ │ │ │ adceq r2, ip, r8, lsl r4 │ │ │ │ │ sbceq fp, r1, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, asr #13 │ │ │ │ │ - adcseq r2, r5, r0, lsr #3 │ │ │ │ │ + adcseq r2, r5, r0, asr #3 │ │ │ │ │ adcseq r2, r4, r0, asr #28 │ │ │ │ │ - adceq r2, ip, r8, lsl #9 │ │ │ │ │ + adceq r0, sp, r8, ror #12 │ │ │ │ │ sbceq r1, r1, r0, lsr #12 │ │ │ │ │ adcseq r9, r6, r8, ror r0 │ │ │ │ │ adcseq r2, r4, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, ror #13 │ │ │ │ │ adceq r0, sp, r8, ror r9 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ @@ -935495,15 +935009,15 @@ │ │ │ │ │ @ instruction: 0x0080aeb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsl #15 │ │ │ │ │ strdeq sl, [fp], r8 @ │ │ │ │ │ adcseq pc, r2, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, lsl #31 │ │ │ │ │ - adcseq sp, r6, r8, ror #19 │ │ │ │ │ + adceq r1, lr, r0, asr r2 │ │ │ │ │ sbceq r4, r3, r8, asr #2 │ │ │ │ │ adceq r0, sp, r8, ror sl │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, r6, r0, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -935537,19 +935051,19 @@ │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ adceq r0, sp, r0, lsr #20 │ │ │ │ │ smulleq fp, r1, r8, r6 │ │ │ │ │ adceq r1, sp, r0, ror #3 │ │ │ │ │ adcseq r9, r9, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, lsl #16 │ │ │ │ │ - adceq r5, sp, r8, asr #12 │ │ │ │ │ + adcseq sl, r6, r8, lsr #29 │ │ │ │ │ adcseq r9, r9, r0, lsl #1 │ │ │ │ │ ldrsbteq r9, [r0], r8 │ │ │ │ │ sbceq r1, r1, r0, asr #13 │ │ │ │ │ - adcseq sl, r6, r8, lsr #29 │ │ │ │ │ + adceq r5, sp, r8, asr #12 │ │ │ │ │ adcseq r9, r9, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ adcseq r2, r5, r8, ror r7 │ │ │ │ │ smulleq sl, r2, r0, r4 │ │ │ │ │ @@ -935697,15 +935211,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r0, sp, r0, lsl #27 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r0, sp, r0, ror #26 │ │ │ │ │ adceq r0, sp, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsl #15 │ │ │ │ │ - adcseq r0, r5, r8, lsr #23 │ │ │ │ │ + adcseq r0, r5, r0, lsr #23 │ │ │ │ │ adcseq r9, r9, r0, lsr #7 │ │ │ │ │ adceq r0, sp, r0, lsr #27 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r0, sp, r8, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strhteq r0, [sp], r0 │ │ │ │ │ umulleq ip, r4, r8, r6 │ │ │ │ │ @@ -935723,15 +935237,15 @@ │ │ │ │ │ sbceq r2, r0, r0, ror #19 │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ adcseq r9, r9, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r1], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, asr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r6, r1, r8, ror r0 │ │ │ │ │ sbceq r2, r0, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r8, ror #8 │ │ │ │ │ adceq r0, sp, r0, lsl lr │ │ │ │ │ ldrdeq r4, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -935761,15 +935275,15 @@ │ │ │ │ │ sbceq r4, r3, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, r9, r0, r4 @ │ │ │ │ │ adceq r0, sp, r8, lsl #29 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r0, sp, r8, asr #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r6, r1, r8, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, lsr sl │ │ │ │ │ adcseq r9, r1, r0, asr #21 │ │ │ │ │ ldrdeq r1, [r1], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r3, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r3, r8, lsl #30 │ │ │ │ │ @@ -935803,15 +935317,15 @@ │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsr #21 │ │ │ │ │ adcseq r9, r0, r8, asr #9 │ │ │ │ │ adcseq r9, r9, r8, asr r5 │ │ │ │ │ - adcseq r4, r5, r0, ror r7 │ │ │ │ │ + adcseq r4, r5, r0, lsl #15 │ │ │ │ │ sbceq sl, r2, r0, ror #9 │ │ │ │ │ adceq r0, sp, r8, asr #30 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, r6, r0, ror #31 │ │ │ │ │ adceq r0, sp, r8, asr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -935883,15 +935397,15 @@ │ │ │ │ │ sbceq r2, r0, r0, ror fp │ │ │ │ │ adcseq r0, r5, r0, lsl #10 │ │ │ │ │ adcseq r9, r9, r0, asr #13 │ │ │ │ │ adceq r1, sp, r0, ror r0 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r1, sp, r0, lsr r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq sl, pc, r0, lsl #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, ror r8 │ │ │ │ │ ldrshteq r1, [r5], r0 │ │ │ │ │ adcseq r9, r9, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r0, r8, fp │ │ │ │ │ umlaleq r2, ip, r0, r2 │ │ │ │ │ sbceq fp, r1, r8, lsl #15 │ │ │ │ │ @@ -935899,15 +935413,15 @@ │ │ │ │ │ adcseq r9, r9, r0, lsl r7 │ │ │ │ │ adcseq r3, r1, r8, lsl #20 │ │ │ │ │ sbceq r2, r0, r0, asr #23 │ │ │ │ │ strhteq r1, [sp], r0 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, ror #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r0, lsl #19 │ │ │ │ │ sbceq r1, r1, r0, lsr #17 │ │ │ │ │ adcseq r1, r5, r8, lsr #19 │ │ │ │ │ adcseq r9, r9, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, ror #23 │ │ │ │ │ ldrdeq r1, [sp], r8 @ │ │ │ │ │ @ instruction: 0x009a7cd8 │ │ │ │ │ @@ -935951,21 +935465,21 @@ │ │ │ │ │ sbceq r2, r0, r8, lsr ip │ │ │ │ │ umlaleq sl, pc, r0, r9 @ │ │ │ │ │ adcseq r9, r9, r0, lsl #16 │ │ │ │ │ adceq r1, sp, r0, lsl #3 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r1, sp, r8, asr r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r1, r2, r8, asr r2 │ │ │ │ │ + adcseq r1, r2, r8, ror #4 │ │ │ │ │ strheq fp, [r1], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, ror #24 │ │ │ │ │ - adcseq r0, r5, r8, lsl #29 │ │ │ │ │ + adcseq r0, r5, r8, ror lr │ │ │ │ │ adcseq r9, r9, r0, asr r8 │ │ │ │ │ adceq r1, ip, r0, lsl #23 │ │ │ │ │ strdeq r1, [r1], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsl #25 │ │ │ │ │ @@ -936005,15 +935519,15 @@ │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [r2], r8 │ │ │ │ │ umlaleq r1, sp, r0, r0 │ │ │ │ │ ldrdeq fp, [r1], #120 @ 0x78 │ │ │ │ │ - strhteq r9, [sp], r8 │ │ │ │ │ + ldrdeq r9, [sp], r8 @ │ │ │ │ │ adcseq r9, r9, r8, ror #18 │ │ │ │ │ adceq r1, sp, r0, asr r2 │ │ │ │ │ adceq r8, r9, r8, lsl lr │ │ │ │ │ adceq r1, sp, r8, ror r2 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, r7, r0, asr r0 │ │ │ │ │ @@ -936099,15 +935613,15 @@ │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ adceq r5, ip, r8, ror r3 │ │ │ │ │ ldrshteq r8, [r3], r8 │ │ │ │ │ - strhteq fp, [sp], r0 │ │ │ │ │ + adceq fp, sp, r0, asr #31 │ │ │ │ │ smulleq r1, r1, r0, r9 @ │ │ │ │ │ adceq r1, sp, r8, ror #7 │ │ │ │ │ ldrdeq r4, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r8 │ │ │ │ │ @@ -936163,15 +935677,15 @@ │ │ │ │ │ adcseq fp, r2, r8, lsl #14 │ │ │ │ │ adceq lr, r4, r8, asr r0 │ │ │ │ │ ldrsbteq r8, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8 │ │ │ │ │ - umlaleq r0, sp, r0, lr │ │ │ │ │ + strdeq r0, [sp], r8 @ │ │ │ │ │ adcseq r9, r9, r0, asr #23 │ │ │ │ │ addeq fp, r2, r0, lsl #8 │ │ │ │ │ adcseq r9, r3, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, r0, r8, lsl #30 │ │ │ │ │ adceq r1, sp, r0, lsr #7 │ │ │ │ │ sbceq fp, r1, r8, lsr #16 │ │ │ │ │ @@ -936209,15 +935723,15 @@ │ │ │ │ │ adcseq r9, r9, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r0, r0, lr │ │ │ │ │ adcseq r0, r5, r0, asr r9 │ │ │ │ │ ldrhteq r9, [r9], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r0, r8, lsr #4 │ │ │ │ │ + adcseq sl, r0, r8, lsl r2 │ │ │ │ │ ldrsbteq r9, [r9], r8 │ │ │ │ │ adcseq sp, r6, r8, lsl #6 │ │ │ │ │ strheq r2, [r0], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, lsl #26 │ │ │ │ │ adcseq r3, r1, r0, asr #6 │ │ │ │ │ sbceq fp, r1, r0, asr r8 │ │ │ │ │ @@ -937121,15 +936635,15 @@ │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r8 │ │ │ │ │ - adceq r2, lr, r0, asr #7 │ │ │ │ │ + strhteq r2, [lr], r0 │ │ │ │ │ adcseq r9, r3, r8, lsl r4 │ │ │ │ │ adceq r2, sp, r0, ror #7 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, r7, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -940130,15 +939644,15 @@ │ │ │ │ │ sbceq r1, r1, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r1, r8, ror r8 │ │ │ │ │ adcseq r9, r0, r8, asr r8 │ │ │ │ │ sbceq r2, r0, r0, lsl #31 │ │ │ │ │ - adceq r7, sp, r0, asr #17 │ │ │ │ │ + ldrdeq r7, [sp], r0 @ │ │ │ │ │ sbceq r1, r1, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, lsl #11 │ │ │ │ │ umullseq r6, sp, r0, r9 │ │ │ │ │ umlalseq r8, r3, r8, r6 │ │ │ │ │ @@ -940152,37 +939666,37 @@ │ │ │ │ │ adceq r0, r7, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ adceq r5, sp, r0, asr #6 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r5, sp, r0, lsr #6 │ │ │ │ │ adceq r5, sp, r0, lsr r3 │ │ │ │ │ - strdeq sp, [sp], r8 @ │ │ │ │ │ + adceq sp, sp, r8, lsl r3 │ │ │ │ │ sbceq r1, r1, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r8, ror sp │ │ │ │ │ adceq r5, sp, r0, ror #6 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r5, sp, r8, lsr r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrsbteq r2, [r8], r8 │ │ │ │ │ + adcseq sp, r6, r0, lsl #8 │ │ │ │ │ sbceq r3, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, lsr #27 │ │ │ │ │ adceq r6, r4, r8, lsr #28 │ │ │ │ │ sbceq fp, r1, r0, lsr #17 │ │ │ │ │ adceq sp, sp, r8, ror #18 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ umlaleq r5, sp, r0, r3 │ │ │ │ │ addeq r9, r1, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, r0, r0, lsl #31 │ │ │ │ │ adceq r1, sp, r8, lsl r3 │ │ │ │ │ ldrdeq r1, [r1], #160 @ 0xa0 │ │ │ │ │ - adcseq sp, r6, r0, lsl #8 │ │ │ │ │ + ldrsbteq r2, [r8], r8 │ │ │ │ │ sbceq r3, r0, r8, asr r0 │ │ │ │ │ strhteq r5, [sp], r0 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ @@ -940236,15 +939750,15 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r5, sp, r8, ror #8 │ │ │ │ │ strhteq r5, [sp], r8 │ │ │ │ │ adcseq r6, r8, r8, ror #2 │ │ │ │ │ adcseq ip, r4, r8, asr r3 │ │ │ │ │ adcseq r8, r0, r0, lsr #29 │ │ │ │ │ sbceq r3, r0, r0, lsl #1 │ │ │ │ │ - adcseq r1, r2, r8, ror #16 │ │ │ │ │ + adcseq r1, r2, r8, asr #16 │ │ │ │ │ strdeq r1, [r1], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r8, lsr #11 │ │ │ │ │ umlalseq r7, r7, r8, r7 @ │ │ │ │ │ ldrdeq r3, [r0], #0 │ │ │ │ │ @@ -940380,15 +939894,15 @@ │ │ │ │ │ adceq r8, sp, r8, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ umlaleq r5, sp, r8, r6 │ │ │ │ │ adceq r5, sp, r8, lsr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r5, sp, r8, asr #17 │ │ │ │ │ sbceq r1, r1, r0, ror #24 │ │ │ │ │ adceq r5, sp, r8, ror #13 │ │ │ │ │ addeq r5, r2, r0, asr #3 │ │ │ │ │ strhteq r5, [sp], r0 │ │ │ │ │ adceq r8, sp, r0, lsl fp │ │ │ │ │ strdeq r5, [sp], r8 @ │ │ │ │ │ addeq r4, r2, r0, ror #4 │ │ │ │ │ @@ -940396,31 +939910,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, ror #29 │ │ │ │ │ adceq r5, sp, r0, lsl r7 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r5, sp, r8, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r4, r5, r8, ror r3 │ │ │ │ │ + umlalseq r4, r5, r8, r3 │ │ │ │ │ sbceq fp, r1, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r8, lsl #30 │ │ │ │ │ - adceq r5, sp, r8, asr #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsl #25 │ │ │ │ │ strdeq ip, [sp], r8 @ │ │ │ │ │ sbceq r4, r3, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r1], #192 @ 0xc0 │ │ │ │ │ adcseq r7, r7, r8, lsr #26 │ │ │ │ │ adcseq r9, r9, r8, asr pc │ │ │ │ │ strdeq r1, [sp], r0 @ │ │ │ │ │ smulleq fp, r1, r0, r9 │ │ │ │ │ - strdeq r9, [sp], r0 @ │ │ │ │ │ + adceq r9, sp, r0, ror #21 │ │ │ │ │ adcseq r9, r9, r0, lsl #31 │ │ │ │ │ adceq r5, sp, r8, ror ip │ │ │ │ │ ldrdeq r1, [r1], #200 @ 0xc8 │ │ │ │ │ adcseq r6, r1, r0, asr r1 │ │ │ │ │ adcseq r9, r9, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r3, r8, lsr r7 │ │ │ │ │ @@ -940444,19 +939958,19 @@ │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ adceq r5, sp, r8, asr #15 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r5, sp, r0, lsr #15 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r1, ip, r8, lsl #19 │ │ │ │ │ strheq fp, [r1], #152 @ 0x98 │ │ │ │ │ - ldrshteq sp, [r4], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq sp, [r4], r0 │ │ │ │ │ adcseq r9, sl, r8, asr r0 │ │ │ │ │ adceq r5, sp, r0, asr #19 │ │ │ │ │ sbceq r5, r3, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r0, lsl #1 │ │ │ │ │ umlaleq lr, lr, r8, r1 @ │ │ │ │ │ sbceq r1, r1, r0, asr sp │ │ │ │ │ @@ -940572,15 +940086,15 @@ │ │ │ │ │ ldrsbteq r9, [sl], r8 │ │ │ │ │ strhteq r5, [sp], r0 │ │ │ │ │ smulleq r5, r3, r8, fp │ │ │ │ │ adcseq r9, r0, r8, lsl #4 │ │ │ │ │ adcseq r9, sl, r0, lsl #6 │ │ │ │ │ adceq r5, sp, r8, ror #16 │ │ │ │ │ smulleq r1, r1, r0, lr @ │ │ │ │ │ - ldrsbteq sp, [r1], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ adceq r5, sp, r0, ror #19 │ │ │ │ │ addseq r4, sl, r8, asr #29 │ │ │ │ │ adceq r5, sp, r8, ror #19 │ │ │ │ │ addseq r4, sl, r8, lsr #29 │ │ │ │ │ @@ -940592,15 +940106,15 @@ │ │ │ │ │ adceq r8, r9, r8, lsl lr │ │ │ │ │ adceq r5, sp, r8, lsl #20 │ │ │ │ │ ldrhteq r9, [r2], r8 │ │ │ │ │ adceq r5, sp, r0, lsl sl │ │ │ │ │ adcseq fp, r2, r8, lsr #15 │ │ │ │ │ adceq r5, sp, r8, lsr #17 │ │ │ │ │ sbceq fp, r1, r0, lsl #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq sp, [r1], r8 │ │ │ │ │ adcseq r9, sl, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r1], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, ror r3 │ │ │ │ │ @@ -940646,29 +940160,29 @@ │ │ │ │ │ ldrshteq r9, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, lsl r4 │ │ │ │ │ adceq r5, r1, r8, ror #31 │ │ │ │ │ sbceq r4, r3, r0, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r7, r0, r8, asr r2 │ │ │ │ │ adcseq r9, sl, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, ror #8 │ │ │ │ │ ldrdeq r5, [sp], r8 @ │ │ │ │ │ ldrdeq fp, [r1], #160 @ 0xa0 │ │ │ │ │ adcseq sl, r0, r0, lsl r6 │ │ │ │ │ sbceq r1, r1, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, sl, r0, r4 │ │ │ │ │ - adcseq ip, r6, r0, lsr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, asr #13 │ │ │ │ │ - ldrdeq r1, [ip], r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [sl], r8 │ │ │ │ │ adceq r5, sp, r8, asr #22 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, r7, r0, lsl r7 │ │ │ │ │ adceq r5, sp, r8, asr fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -940684,37 +940198,37 @@ │ │ │ │ │ adcseq r9, sl, r0, ror #9 │ │ │ │ │ adceq r5, sp, r8, lsl #23 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r5, sp, r0, ror #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r1], #168 @ 0xa8 │ │ │ │ │ - adcseq r7, r0, r8, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, lsl #10 │ │ │ │ │ adceq r1, ip, r0, lsl #9 │ │ │ │ │ sbceq r1, r1, r8, lsr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r0, lsr #32 │ │ │ │ │ adcseq r9, sl, r0, lsr r5 │ │ │ │ │ adceq r5, sp, r8, lsr sp │ │ │ │ │ sbceq r5, r3, r0, asr #23 │ │ │ │ │ - adcseq ip, r6, r0, lsr #32 │ │ │ │ │ + ldrdeq r1, [ip], r8 @ │ │ │ │ │ adcseq r9, sl, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r1], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r0, lsl #11 │ │ │ │ │ adcseq r3, r5, r0, lsl #24 │ │ │ │ │ sbceq fp, r1, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, lsr #11 │ │ │ │ │ adceq r1, sp, r0, asr #4 │ │ │ │ │ sbceq r2, r1, r8 │ │ │ │ │ adcseq r0, r7, r0, lsr sl │ │ │ │ │ ldrsbteq r9, [sl], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r0, lsr r5 │ │ │ │ │ sbceq sl, r2, r8, ror #13 │ │ │ │ │ adceq fp, sp, r8, lsl #18 │ │ │ │ │ ldrshteq r9, [sl], r8 │ │ │ │ │ adceq r5, sp, r8, lsl #24 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, r7, r8, lsr #14 │ │ │ │ │ @@ -940774,47 +940288,47 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ strdeq r5, [sp], r8 @ │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ adceq r5, sp, r0, ror #25 │ │ │ │ │ - adceq r6, sp, r8, lsr #1 │ │ │ │ │ + adceq r6, sp, r0, lsl #2 │ │ │ │ │ adcseq r9, sl, r0, ror #14 │ │ │ │ │ adcseq fp, r7, r8, lsl #2 │ │ │ │ │ smulleq fp, r1, r8, fp │ │ │ │ │ adceq r5, sp, r8, lsl sp │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ strdeq r5, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r1], #8 │ │ │ │ │ - ldrhteq r9, [r0], r8 │ │ │ │ │ + umlalseq r9, r0, r8, r2 │ │ │ │ │ ldrhteq r9, [sl], r0 │ │ │ │ │ adceq r5, sp, r0, asr #29 │ │ │ │ │ sbceq r5, r3, r8, ror #23 │ │ │ │ │ ldrhteq r8, [r1], r8 │ │ │ │ │ ldrsbteq r9, [sl], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r0, lsr #2 │ │ │ │ │ umlalseq pc, r7, r0, fp @ │ │ │ │ │ adcseq r9, sl, r0, lsl #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r5, sp, r8, lsl fp │ │ │ │ │ sbceq fp, r1, r0, asr #23 │ │ │ │ │ adcseq r7, r0, r8, asr r1 │ │ │ │ │ adcseq r9, sl, r8, lsr #16 │ │ │ │ │ adceq r1, sp, r0, asr #11 │ │ │ │ │ sbceq r2, r1, r8, asr #2 │ │ │ │ │ umlaleq r5, sp, r0, pc @ │ │ │ │ │ adcseq r9, sl, r0, asr r8 │ │ │ │ │ adcseq r9, r0, r0, lsl #3 │ │ │ │ │ sbceq sl, r2, r8, lsr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r6, r0, lsl #25 │ │ │ │ │ adcseq r9, sl, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r0, ror r1 │ │ │ │ │ adcseq pc, r7, r0, ror #8 │ │ │ │ │ adcseq r9, sl, r0, lsr #17 │ │ │ │ │ adceq r5, sp, r0, lsr #27 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ @@ -940824,17 +940338,17 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ adceq r5, sp, r0, asr #27 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ umlaleq r5, sp, r8, sp │ │ │ │ │ adceq r5, sp, r8, lsr #27 │ │ │ │ │ - adceq r5, sp, r8, lsl fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r1, r8, ror #23 │ │ │ │ │ - adcseq sp, r6, r0, lsl #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, asr #17 │ │ │ │ │ adceq r5, sp, r0, ror #27 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ strhteq r5, [sp], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strdeq r5, [sp], r0 @ │ │ │ │ │ umulleq ip, r4, r8, r6 │ │ │ │ │ @@ -940874,29 +940388,29 @@ │ │ │ │ │ adceq r0, r7, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r5, sp, r8, lsl #29 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r5, sp, r8, ror #28 │ │ │ │ │ adceq r5, sp, r8, ror lr │ │ │ │ │ - adcseq ip, r7, r0, ror pc │ │ │ │ │ + adcseq sl, r1, r8, lsr #9 │ │ │ │ │ adcseq r9, sl, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r3], r8 │ │ │ │ │ adceq r5, sp, r8, lsr #29 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r5, sp, r0, lsl #29 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r0, lsl r2 │ │ │ │ │ - adcseq sl, r1, r8, lsr #9 │ │ │ │ │ + adcseq r4, fp, r8, lsl r9 │ │ │ │ │ adcseq r9, sl, r8, lsl #20 │ │ │ │ │ adceq r6, sp, r0, rrx │ │ │ │ │ sbceq r5, r3, r0, lsl ip │ │ │ │ │ - adcseq r4, fp, r8, lsl r9 │ │ │ │ │ + adcseq ip, r7, r0, ror pc │ │ │ │ │ adcseq r9, sl, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, lsr r2 │ │ │ │ │ adcseq r9, r1, r0, lsl #17 │ │ │ │ │ adcseq r9, sl, r8, asr sl │ │ │ │ │ adcseq r0, r5, r0, ror r0 │ │ │ │ │ sbceq fp, r1, r0, ror #24 │ │ │ │ │ @@ -940908,29 +940422,29 @@ │ │ │ │ │ adcseq r9, sl, r8, lsr #21 │ │ │ │ │ umlaleq sl, pc, r0, sp @ │ │ │ │ │ sbceq sl, r2, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [sl], r0 │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ sbceq r2, r1, r8, lsl #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r7, sp, r8, lsl #24 │ │ │ │ │ ldrshteq r9, [sl], r8 │ │ │ │ │ adceq r5, sp, r8, lsr #30 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r8, r2, r8, asr r0 │ │ │ │ │ adceq r0, r7, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r5, sp, r0, asr #30 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r5, sp, r0, lsr #30 │ │ │ │ │ adceq r5, sp, r0, lsr pc │ │ │ │ │ adceq r5, sp, r0, asr #23 │ │ │ │ │ sbceq fp, r1, r8, lsl #25 │ │ │ │ │ - adceq r7, sp, r8, lsl ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r0, lsr #22 │ │ │ │ │ adceq r5, sp, r0, ror #30 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r5, sp, r8, lsr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r3, r0, lsl #16 │ │ │ │ │ @@ -940978,15 +940492,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r6, sp, r0, lsr #32 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ strdeq r5, [sp], r8 @ │ │ │ │ │ adceq r6, sp, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, lsr ip │ │ │ │ │ - adceq r5, sp, r8, asr #27 │ │ │ │ │ + adceq r5, sp, r8, asr sp │ │ │ │ │ ldrdeq fp, [r1], #200 @ 0xc8 │ │ │ │ │ adceq r6, sp, r0, asr #32 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r6, sp, r8, lsl r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r0, ror #24 │ │ │ │ │ @@ -940996,19 +940510,19 @@ │ │ │ │ │ adcseq r9, sl, r8, lsl #25 │ │ │ │ │ adceq sl, lr, r0, lsr #27 │ │ │ │ │ sbceq r5, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [sl], r0 │ │ │ │ │ strdeq r5, [sp], r0 @ │ │ │ │ │ sbceq r2, r1, r8, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r6, r0, lsl #9 │ │ │ │ │ ldrsbteq r9, [sl], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r1, r0, lsl #26 │ │ │ │ │ - adcseq r9, r6, r0, lsl #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r0, lsl #26 │ │ │ │ │ adcseq ip, r9, r8, ror #8 │ │ │ │ │ sbceq r2, r1, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, lsr #26 │ │ │ │ │ adceq sl, pc, r0, lsl sp @ │ │ │ │ │ ldrdeq sl, [r2], #120 @ 0x78 │ │ │ │ │ @@ -941056,41 +940570,41 @@ │ │ │ │ │ sbceq r2, r1, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sl, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, lsl #16 │ │ │ │ │ adceq ip, ip, r0, lsl #3 │ │ │ │ │ adcseq r8, r3, r8, lsr #16 │ │ │ │ │ - ldrsbteq r2, [r5], r0 │ │ │ │ │ + ldrhteq r9, [r8], r8 │ │ │ │ │ umlalseq r9, sl, r0, lr │ │ │ │ │ adceq r6, sp, r8, ror r1 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r9, r2, r8, lsr sl │ │ │ │ │ ldrdeq r0, [r7], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlaleq r6, sp, r0, r1 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r6, sp, r0, ror r1 │ │ │ │ │ adceq r6, sp, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror #8 │ │ │ │ │ - ldrhteq r9, [r8], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [sl], r8 │ │ │ │ │ strhteq r6, [sp], r0 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r6, sp, r8, lsl #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r6, sp, r8, ror #1 │ │ │ │ │ sbceq fp, r1, r8, ror sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlaleq r1, sp, r8, r1 │ │ │ │ │ adcseq r9, sl, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r1, r0, r4 │ │ │ │ │ - umlaleq r1, sp, r8, r1 │ │ │ │ │ + ldrsbteq r2, [r5], r0 │ │ │ │ │ adcseq r9, sl, r8, lsl #30 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq ip, r4, r8, asr r3 │ │ │ │ │ adcseq r1, r5, r0, asr #3 │ │ │ │ │ adcseq r9, sl, r0, lsr pc │ │ │ │ │ adceq r6, sp, r8, asr #2 │ │ │ │ │ strheq r2, [r1], #72 @ 0x48 │ │ │ │ │ @@ -941262,32 +940776,32 @@ │ │ │ │ │ ldrsbteq r9, [fp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, sl, r8, ror #18 │ │ │ │ │ - adceq r6, sp, r8, asr #9 │ │ │ │ │ + adceq r6, sp, r0, ror #9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r5, r8, asr #29 │ │ │ │ │ + ldrhteq r0, [r5], r8 │ │ │ │ │ adcseq r9, fp, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #8 │ │ │ │ │ strhteq r6, [sp], r0 │ │ │ │ │ adceq r6, ip, r8, ror #25 │ │ │ │ │ strhteq r6, [sp], r8 │ │ │ │ │ umlaleq r6, sp, r8, r4 │ │ │ │ │ - adceq r6, sp, r0, lsr #8 │ │ │ │ │ - ldrdeq r6, [sp], r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq r2, r1, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r0, asr r3 │ │ │ │ │ adceq r6, sp, r8, ror #6 │ │ │ │ │ adceq r2, sl, r8, ror r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r1, r0, asr #13 │ │ │ │ │ + adceq r6, sp, r0, lsr #8 │ │ │ │ │ + ldrdeq r6, [sp], r8 @ │ │ │ │ │ ldrsbteq r1, [fp], r8 │ │ │ │ │ adcseq r9, fp, r8, ror r3 │ │ │ │ │ adceq r6, sp, r8, asr #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrhteq r8, [r0], r0 │ │ │ │ │ adcseq r9, fp, r0, lsr #7 │ │ │ │ │ adceq r6, sp, r8, ror #3 │ │ │ │ │ @@ -941424,25 +940938,25 @@ │ │ │ │ │ adcseq r9, fp, r0, lsl #11 │ │ │ │ │ adceq r6, sp, r8, lsl r7 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r6, sp, r8, ror #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrdeq r6, [sp], r0 @ │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r4, r8, lsl #23 │ │ │ │ │ adcseq r9, fp, r8, lsr #11 │ │ │ │ │ adceq r6, sp, r0, lsl #10 │ │ │ │ │ sbceq r2, r1, r0, lsl #16 │ │ │ │ │ - adcseq sp, r4, r8, lsl #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [fp], r0 │ │ │ │ │ adceq r6, sp, r0, ror #14 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq ip, r6, r8, lsl #9 │ │ │ │ │ ldrshteq r9, [fp], r8 │ │ │ │ │ - adcseq r9, r6, r0, asr #12 │ │ │ │ │ + adcseq r9, r6, r0, lsr r6 │ │ │ │ │ sbceq r2, r1, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8, asr #12 │ │ │ │ │ @@ -941490,19 +941004,19 @@ │ │ │ │ │ adcseq r9, fp, r0, lsl r7 │ │ │ │ │ adcseq lr, r6, r0, lsr #26 │ │ │ │ │ sbceq r2, r1, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adceq sl, pc, r8, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r1], #128 @ 0x80 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, asr #3 │ │ │ │ │ adcseq r9, fp, r8, lsl #15 │ │ │ │ │ adceq r6, sp, r8, ror #16 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, lsl r9 │ │ │ │ │ @@ -941586,19 +941100,19 @@ │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r6, sp, r0, ror r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8, ror #18 │ │ │ │ │ adceq r6, sp, r8, asr #19 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, pc, r8, lsl #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, fp, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, lsl #9 │ │ │ │ │ ldrhteq r9, [fp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r9, r1, r0, lsl r7 │ │ │ │ │ adcseq r9, fp, r0, ror #19 │ │ │ │ │ adceq r6, sp, r8, ror #19 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -941636,39 +941150,39 @@ │ │ │ │ │ umulleq ip, r4, r8, r6 │ │ │ │ │ adceq r6, sp, r8, asr #20 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r9, pc, r0, asr r6 @ │ │ │ │ │ ldrsbteq r9, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [fp], r8 │ │ │ │ │ adceq r6, sp, r0, lsr #21 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r9, pc, r0, asr r6 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8, asr #22 │ │ │ │ │ adceq r6, sp, r0, asr #21 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r0, ror fp │ │ │ │ │ umlaleq r6, sp, r0, sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r9, sp, r8, ror #19 │ │ │ │ │ + adceq r9, sp, r0, asr #19 │ │ │ │ │ umlalseq r9, fp, r8, fp │ │ │ │ │ adceq r6, sp, r0, lsl fp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r4, r5, r0, ror #19 │ │ │ │ │ + ldrshteq r4, [r5], r0 │ │ │ │ │ adcseq r9, fp, r0, asr #23 │ │ │ │ │ adceq r6, sp, r8, ror #21 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r7], r8 @ │ │ │ │ │ strdeq r6, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -942056,19 +941570,19 @@ │ │ │ │ │ adcseq r9, fp, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq r5, sp, r0, ror fp │ │ │ │ │ adcseq r9, fp, r8, lsl #30 │ │ │ │ │ adceq r7, sp, r0, lsl r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sp, r4, r8, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r0, lsr pc │ │ │ │ │ adceq r7, sp, r0, ror #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r4, r8, lsr #2 │ │ │ │ │ adcseq r9, fp, r8, asr pc │ │ │ │ │ adceq r7, sp, r0, lsr r1 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq sl, r1, r8, ror #8 │ │ │ │ │ adcseq r9, fp, r0, lsl #31 │ │ │ │ │ adceq r7, sp, r0, lsl #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -942222,27 +941736,27 @@ │ │ │ │ │ adcseq sl, ip, r8, lsr #6 │ │ │ │ │ umlaleq r7, sp, r8, r3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, asr r3 │ │ │ │ │ adceq r7, sp, r8, asr r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r3, r5, r8, rrx │ │ │ │ │ + adcseq r3, r5, r8, ror r0 │ │ │ │ │ adcseq sl, ip, r8, ror r3 │ │ │ │ │ strhteq r7, [sp], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq pc, r1, r8, lsl #16 │ │ │ │ │ adcseq sl, ip, r8, asr #7 │ │ │ │ │ ldrdeq r7, [sp], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r7, r4, r8, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [ip], r0 │ │ │ │ │ adceq r7, sp, r8, lsr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, lsl r4 │ │ │ │ │ strdeq r7, [sp], r0 @ │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ @@ -942512,15 +942026,15 @@ │ │ │ │ │ ldrhteq ip, [r3], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, ror #19 │ │ │ │ │ adceq r7, sp, r8, asr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq lr, r6, r0, lsl r5 │ │ │ │ │ adcseq sl, ip, r8, ror #8 │ │ │ │ │ adceq r7, sp, r0, asr #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, ip, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -942538,39 +942052,39 @@ │ │ │ │ │ adceq r0, r7, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r7, sp, r8, lsl #17 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r7, sp, r8, ror #16 │ │ │ │ │ adceq r7, sp, r8, ror r8 │ │ │ │ │ - adcseq r1, r9, r8, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, lsl #10 │ │ │ │ │ strhteq r7, [sp], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq r7, sp, r8, lsr #17 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r7, sp, r0, lsl #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r9, r8, asr #2 │ │ │ │ │ adcseq sl, ip, r0, lsr r5 │ │ │ │ │ adceq r7, sp, r0, asr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq lr, r7, r0, lsl r7 │ │ │ │ │ adcseq sl, ip, r8, asr r5 │ │ │ │ │ ldrdeq r7, [sp], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, lsr #11 │ │ │ │ │ strdeq r7, [sp], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq lr, r7, r0, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [ip], r0 │ │ │ │ │ adceq r7, sp, r8, asr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r8, sp, r0, lsl r0 │ │ │ │ │ ldrshteq sl, [ip], r8 │ │ │ │ │ adceq r7, sp, r8, lsl r9 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -942616,23 +942130,23 @@ │ │ │ │ │ adcseq sl, ip, r0, lsl r7 │ │ │ │ │ adceq r7, sp, r0, lsl #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, lsr r7 │ │ │ │ │ adceq r7, sp, r0, ror #19 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r3, r1, r8, ror #18 │ │ │ │ │ adcseq sl, ip, r0, ror #14 │ │ │ │ │ ldrdeq r7, [sp], r8 @ │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ rsbseq r0, r0, r8, asr #8 │ │ │ │ │ adceq r0, r7, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r3, r1, r8, ror #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, lsl #15 │ │ │ │ │ strdeq r7, [sp], r8 @ │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ ldrdeq r7, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r7, sp, r0, lsl sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -942644,15 +942158,15 @@ │ │ │ │ │ ldrsbteq sl, [ip], r8 │ │ │ │ │ adceq r7, sp, r0, lsr sl │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsl #16 │ │ │ │ │ adceq r7, sp, r0, lsl #20 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq fp, sp, r0, lsr #22 │ │ │ │ │ + adceq fp, sp, r0, asr #22 │ │ │ │ │ adcseq sl, ip, r8, lsr #16 │ │ │ │ │ adceq r7, sp, r0, asr sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r2, r5, r8, lsl #10 │ │ │ │ │ adcseq sl, ip, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -942710,15 +942224,15 @@ │ │ │ │ │ ldrhteq sl, [ip], r8 │ │ │ │ │ adceq r7, sp, r8, lsr fp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrhteq r9, [r1], r0 │ │ │ │ │ adcseq sl, ip, r0, ror #19 │ │ │ │ │ adceq r7, sp, r8, lsl #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r7, r7, r8, ror #9 │ │ │ │ │ + adcseq r3, r5, r0, ror #29 │ │ │ │ │ adcseq sl, ip, r8, lsl #20 │ │ │ │ │ umlaleq r7, sp, r0, fp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r7, sp, r8, asr fp │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq fp, r1, r0, ror #16 │ │ │ │ │ adceq r0, r7, r8, ror #21 │ │ │ │ │ @@ -942728,15 +942242,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r7, sp, r8, ror fp │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r7, sp, r0, asr fp │ │ │ │ │ adceq r7, sp, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, lsl #16 │ │ │ │ │ - adcseq r3, r5, r0, ror #29 │ │ │ │ │ + adcseq r7, r7, r8, ror #9 │ │ │ │ │ adcseq sl, ip, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq r7, sp, r0, lsr #23 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r7, sp, r0, ror fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -942760,19 +942274,19 @@ │ │ │ │ │ ldrsbteq sl, [ip], r0 │ │ │ │ │ adceq r7, sp, r0, asr #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [ip], r8 │ │ │ │ │ adceq r7, sp, r0, lsl ip │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r0, r8, lsl #21 │ │ │ │ │ adcseq sl, ip, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r9, r0, r8, lsl #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, asr #22 │ │ │ │ │ adceq r7, sp, r0, ror #24 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrhteq r8, [r7], r0 │ │ │ │ │ adcseq sl, ip, r0, ror fp │ │ │ │ │ adceq r7, sp, r8, lsr ip │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ @@ -942802,31 +942316,31 @@ │ │ │ │ │ adcseq sl, ip, r0, asr #23 │ │ │ │ │ adceq r7, sp, r8, lsr #25 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r0, [r5], r0 │ │ │ │ │ adcseq sl, ip, r0, lsl ip │ │ │ │ │ adceq r7, sp, r8, asr #25 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r5, r0, lsr #11 │ │ │ │ │ + adcseq r9, r0, r0, ror #29 │ │ │ │ │ adcseq sl, ip, r8, lsr ip │ │ │ │ │ umlaleq r7, sp, r8, ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r9, r0, r0, ror #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, ror #24 │ │ │ │ │ adceq r7, sp, r8, ror #25 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r8, lsl #25 │ │ │ │ │ strhteq r7, [sp], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r2, lr, r0, ror #1 │ │ │ │ │ + ldrdeq r2, [lr], r0 @ │ │ │ │ │ ldrhteq sl, [ip], r0 │ │ │ │ │ adceq r7, sp, r0, lsl #26 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, r7, r8, lsl fp │ │ │ │ │ adceq r7, sp, r0, lsl sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -942894,15 +942408,15 @@ │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r7, sp, r0, ror #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, asr #28 │ │ │ │ │ adceq r7, sp, r8, lsr #28 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adceq fp, sp, r8, asr #15 │ │ │ │ │ + strhteq fp, [sp], r8 │ │ │ │ │ adcseq sl, ip, r8, ror #28 │ │ │ │ │ strhteq r7, [sp], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, ip, r0, lr │ │ │ │ │ adceq r7, sp, r8, asr #28 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -943056,15 +942570,15 @@ │ │ │ │ │ umlaleq r0, r7, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r8, sp, r0, lsr #1 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r8, sp, r0, lsl #1 │ │ │ │ │ umlaleq r8, sp, r0, r0 │ │ │ │ │ - umlalseq r1, r2, r8, r5 │ │ │ │ │ + ldrsbteq r1, [r2], r8 │ │ │ │ │ adcseq sl, sp, r8, ror #3 │ │ │ │ │ adceq r8, sp, r8, asr r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r8, sp, r0, asr #1 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ umlaleq r8, sp, r8, r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -943134,15 +942648,15 @@ │ │ │ │ │ ldrshteq sl, [sp], r0 │ │ │ │ │ ldrdeq r8, [sp], r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r7, r7, r8, lsr r1 │ │ │ │ │ adcseq sl, sp, r8, lsl r4 │ │ │ │ │ adceq r8, sp, r8, lsr #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r0, r5, r0, lsl #1 │ │ │ │ │ + adcseq r0, r5, r0, asr #1 │ │ │ │ │ adcseq sl, sp, r0, asr #8 │ │ │ │ │ adceq r8, sp, r0, lsr #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r7, r2, r0, lsl #6 │ │ │ │ │ adceq r0, r7, r0, asr #23 │ │ │ │ │ @@ -943164,19 +942678,19 @@ │ │ │ │ │ umlalseq sl, sp, r0, r4 │ │ │ │ │ adceq r8, sp, r0, asr r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sl, [sp], r8 │ │ │ │ │ adceq r8, sp, r8, ror #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq fp, sp, r0, lsl #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r0, ror #9 │ │ │ │ │ adceq r8, sp, r0, ror r2 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq fp, sp, r0, lsl #12 │ │ │ │ │ adcseq sl, sp, r8, lsl #10 │ │ │ │ │ adceq r8, sp, r0, asr #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r0, lsr r5 │ │ │ │ │ umlaleq r8, sp, r0, r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -943226,15 +942740,15 @@ │ │ │ │ │ adcseq sl, sp, r0, ror r6 │ │ │ │ │ adceq r8, sp, r8, asr #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, r6 │ │ │ │ │ adceq r8, sp, r8, lsl r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r0, r5, r0, ror #18 │ │ │ │ │ + adcseq r0, r5, r0, ror r9 │ │ │ │ │ adcseq sl, sp, r0, asr #13 │ │ │ │ │ umlaleq r8, sp, r0, r3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq r8, sp, r8, ror #6 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r7], r0 @ │ │ │ │ │ @@ -943256,25 +942770,25 @@ │ │ │ │ │ adcseq sl, sp, r0, lsl r7 │ │ │ │ │ adceq r8, sp, r0, asr #7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq pc, r6, r0, lsl #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r0, ror #14 │ │ │ │ │ adceq r8, sp, r0, ror #7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r3, sl, r8, asr r1 │ │ │ │ │ adcseq sl, sp, r8, lsl #15 │ │ │ │ │ strhteq r8, [sp], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r7, sp, r0, lsl #23 │ │ │ │ │ adcseq fp, r2, r8, lsr r8 │ │ │ │ │ - adcseq r3, sl, r8, asr r1 │ │ │ │ │ + adcseq pc, r6, r0, lsl #22 │ │ │ │ │ ldrhteq sl, [sp], r0 │ │ │ │ │ adceq r8, sp, r8, lsl #8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [sp], r8 │ │ │ │ │ ldrdeq r8, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -943366,19 +942880,19 @@ │ │ │ │ │ ldrhteq sl, [sp], r8 │ │ │ │ │ adceq r8, sp, r8, ror #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r0, ror #19 │ │ │ │ │ adceq r8, sp, r8, lsl #11 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r5, r0, lsl sp │ │ │ │ │ adcseq sl, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r1, r5, r0, lsl sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r0, lsr sl │ │ │ │ │ adceq r8, sp, r8, lsr #11 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r8, asr sl │ │ │ │ │ adceq r8, sp, r8, ror r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -943528,15 +943042,15 @@ │ │ │ │ │ adcseq sl, sp, r8, lsr #26 │ │ │ │ │ adceq r8, sp, r0, lsl #16 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ strdeq r7, [sp], r0 @ │ │ │ │ │ adcseq sl, sp, r0, asr sp │ │ │ │ │ ldrdeq r8, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r6, r7, r0, asr #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r8, ror sp │ │ │ │ │ adceq r8, sp, r8, lsl r8 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, r7, r8, ror #24 │ │ │ │ │ adceq r8, sp, r8, lsr #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -943556,15 +943070,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r8, sp, r8, ror #16 │ │ │ │ │ ldrdeq r4, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r6, r7, r0, asr #27 │ │ │ │ │ adcseq sl, sp, r8, asr #27 │ │ │ │ │ umlaleq r8, sp, r0, r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [sp], r0 │ │ │ │ │ adceq r8, sp, r0, asr #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -943980,15 +943494,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r8, sp, r8, ror lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, pc, r8, ror #13 │ │ │ │ │ adceq r8, sp, r0, lsr #30 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r2, ip, r0, lsl #5 │ │ │ │ │ + ldrdeq r2, [ip], r8 @ │ │ │ │ │ adcseq r4, pc, r0, lsl r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq lr, r1, r0, asr fp │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ adceq r8, sp, r0, asr #30 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -943998,15 +943512,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, pc, r8, lsl #15 │ │ │ │ │ adceq r9, r9, r0, asr #1 │ │ │ │ │ adcseq sl, r2, r8, lsl lr │ │ │ │ │ adceq r8, sp, r8, ror #30 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adceq r5, sp, r0, lsl #27 │ │ │ │ │ + ldrdeq r5, [sp], r0 @ │ │ │ │ │ ldrhteq r4, [pc], r0 │ │ │ │ │ adceq r8, sp, r0, lsr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r4, [pc], r8 │ │ │ │ │ adceq r8, sp, r0, lsl #31 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ @@ -944170,31 +943684,31 @@ │ │ │ │ │ ldrsbteq r4, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq r1, lr, r8, asr #18 │ │ │ │ │ ldrshteq r4, [pc], r8 │ │ │ │ │ adceq r9, sp, r8, lsl r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r6, sp, r0, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, pc, r0, lsr #22 │ │ │ │ │ adceq r9, sp, r8, ror #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r9, sp, r8, lsr #4 │ │ │ │ │ addeq r9, r1, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sl, [r2], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r6, sp, r0, asr r1 │ │ │ │ │ adcseq r4, pc, r8, asr #22 │ │ │ │ │ adceq r9, sp, r8, asr #4 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, pc, r0, ror fp @ │ │ │ │ │ adceq r9, sp, r8, lsl #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrdeq fp, [sp], r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r4, pc, r8, fp @ │ │ │ │ │ adceq r9, sp, r8, lsr #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r9, sp, r8, ror #4 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, r7, r0, ror sp │ │ │ │ │ @@ -944206,15 +943720,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlaleq r9, sp, r8, r2 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r9, sp, r0, ror #4 │ │ │ │ │ adceq r9, sp, r0, lsl #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq fp, [sp], r0 @ │ │ │ │ │ adcseq r4, pc, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ strhteq r9, [sp], r8 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ umlaleq r9, sp, r0, r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -944340,23 +943854,23 @@ │ │ │ │ │ adcseq r4, pc, r0, lsr pc @ │ │ │ │ │ adceq r9, sp, r0, ror r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strhteq r9, [sp], r0 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r0, [r7], r8 │ │ │ │ │ - adceq r4, sp, r8, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, pc, r8, asr pc @ │ │ │ │ │ adceq r9, sp, r0, ror #9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrdeq r9, [sp], r0 @ │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r9, sp, r8, lsr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r4, sp, r8, lsr r0 │ │ │ │ │ adcseq r4, pc, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, pc, r8, lsr #31 │ │ │ │ │ adceq r9, sp, r0, lsl #10 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -944364,23 +943878,23 @@ │ │ │ │ │ ldrsbteq r4, [pc], r0 │ │ │ │ │ adceq r9, sp, r0, asr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r8 │ │ │ │ │ adceq r9, sp, r0, lsr #10 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r2, r5, r8, lsl r9 │ │ │ │ │ + adcseq r2, r5, r8, ror #17 │ │ │ │ │ adcseq r8, pc, r0, lsr r0 @ │ │ │ │ │ strdeq r9, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlaleq r8, sp, r0, ip │ │ │ │ │ adcseq r8, pc, r8, asr r0 @ │ │ │ │ │ adceq r9, sp, r0, asr #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r1, ip, r0, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq r9, sp, r0, asr r5 │ │ │ │ │ umulleq r5, r2, r8, r1 │ │ │ │ │ adceq r9, sp, r8, asr #7 │ │ │ │ │ adceq fp, r1, r8, ror #23 │ │ │ │ │ @@ -944398,15 +943912,15 @@ │ │ │ │ │ adceq ip, r1, r8, ror #10 │ │ │ │ │ umlaleq r9, sp, r0, r5 │ │ │ │ │ addeq r4, r2, r0, ror #4 │ │ │ │ │ adceq r9, sp, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r8, asr r5 │ │ │ │ │ adceq r9, sp, r8, ror #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, ip, r0, ror #4 │ │ │ │ │ adcseq r8, pc, r8, lsr #1 │ │ │ │ │ ldrdeq r9, [sp], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ strhteq r9, [sp], r8 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r9, sp, r0, ror r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -944600,19 +944114,19 @@ │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r6, r0, r8, ror #11 │ │ │ │ │ adceq r0, r7, r8, asr #28 │ │ │ │ │ adceq r9, sp, r8, lsl #18 │ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ │ ldrdeq r9, [sp], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r0, r7, r8, lsr #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r7, r8, lsr #19 │ │ │ │ │ adcseq r8, pc, r8, asr #12 │ │ │ │ │ strdeq r9, [sp], r0 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r3, r5, r8, ror r6 │ │ │ │ │ adcseq r8, pc, r0, ror r6 @ │ │ │ │ │ adceq r9, sp, r0, asr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -944624,15 +944138,15 @@ │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r9, sp, r0, lsr #18 │ │ │ │ │ strdeq ip, [r4], r8 │ │ │ │ │ adceq r9, sp, r8, lsr #17 │ │ │ │ │ strhteq r9, [sp], r8 │ │ │ │ │ - adceq r1, sp, r8, lsl #11 │ │ │ │ │ + adceq r1, sp, r0, lsl r5 │ │ │ │ │ umlalseq r8, pc, r8, r6 @ │ │ │ │ │ adceq r9, sp, r0, asr r9 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq r9, sp, r0, asr #18 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r9, sp, r8, lsl r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -944662,25 +944176,25 @@ │ │ │ │ │ adcseq r8, pc, r8, lsl #15 │ │ │ │ │ strhteq r9, [sp], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r8, [pc], r0 │ │ │ │ │ adceq r9, sp, r8, lsl #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq lr, r1, r8, asr #26 │ │ │ │ │ + adceq r8, sp, r0, asr ip │ │ │ │ │ ldrsbteq r8, [pc], r8 │ │ │ │ │ ldrdeq r9, [sp], r0 @ │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r6, r0, r8, lsl #16 │ │ │ │ │ adceq r0, r7, r0, ror #28 │ │ │ │ │ adceq r9, sp, r0, lsl #20 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strdeq r9, [sp], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r8, sp, r0, asr ip │ │ │ │ │ + adcseq lr, r1, r8, asr #26 │ │ │ │ │ adcseq r8, pc, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ @@ -944702,19 +944216,19 @@ │ │ │ │ │ adcseq r8, pc, r8, ror r8 @ │ │ │ │ │ adceq r9, sp, r8, asr sl │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r3, r1, r0, asr #4 │ │ │ │ │ adcseq r8, pc, r0, lsr #17 │ │ │ │ │ adceq r9, sp, r8, lsl sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r3, r5, r8, asr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r8, asr #17 │ │ │ │ │ adceq r9, sp, r8, ror sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r6, r1, r0, lsr r3 │ │ │ │ │ + adcseq r3, r5, r8, asr r4 │ │ │ │ │ ldrshteq r8, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq r9, sp, r8, lsl #21 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r6, r0, r0, lsl sl │ │ │ │ │ adceq r0, r7, r8, ror lr │ │ │ │ │ @@ -944722,31 +944236,31 @@ │ │ │ │ │ adcseq r8, pc, r8, lsl r9 @ │ │ │ │ │ strhteq r9, [sp], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r9, sp, r8, lsr #21 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r9, sp, r0, lsl #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r6, r1, r0, lsr r3 │ │ │ │ │ adcseq r8, pc, r0, asr #18 │ │ │ │ │ adceq r9, sp, r8, ror #20 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r6, r0, lsl #14 │ │ │ │ │ adcseq r8, pc, r8, ror #18 │ │ │ │ │ ldrdeq r9, [sp], r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrhteq lr, [r7], r0 │ │ │ │ │ umlalseq r8, pc, r0, r9 @ │ │ │ │ │ umlaleq r9, sp, r8, sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq r1, [r2], r8 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrshteq r1, [r2], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq sl, r0, r8, lsr #19 │ │ │ │ │ adcseq r8, pc, r8, lsl #20 │ │ │ │ │ adceq r9, sp, r0, lsr fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -944756,15 +944270,15 @@ │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ addeq r6, r4, r0, asr r6 │ │ │ │ │ umlaleq r0, r7, r0, lr │ │ │ │ │ strhteq r9, [sp], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r9, sp, r8, ror #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r1, r2, r0, lsr r1 │ │ │ │ │ + ldrhteq fp, [r6], r8 │ │ │ │ │ adcseq r8, pc, r8, asr sl @ │ │ │ │ │ adceq r9, sp, r0, asr fp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r2, sl, r0, asr #27 │ │ │ │ │ adcseq r8, pc, r0, lsl #21 │ │ │ │ │ adceq r9, sp, r8, lsl #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -944774,25 +944288,25 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [pc], r0 │ │ │ │ │ adceq r1, r5, r0, lsl r5 │ │ │ │ │ ldrhteq sl, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r8, lsl r1 │ │ │ │ │ ldrshteq r8, [pc], r8 │ │ │ │ │ adceq r9, sp, r0, lsr #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r0, lsr #22 │ │ │ │ │ adceq r6, fp, r0, lsr r5 │ │ │ │ │ adcseq fp, r2, r8, ror #16 │ │ │ │ │ adceq r9, sp, r0, ror #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrhteq fp, [r6], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r8, asr #22 │ │ │ │ │ adceq r9, sp, r0, asr #23 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r0, ror fp @ │ │ │ │ │ adceq r9, sp, r8, lsl #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -944892,15 +944406,15 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r9, sp, r0, asr sp │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ adceq r9, sp, r0, lsr sp │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ umlaleq sp, r7, r0, r0 │ │ │ │ │ adceq r5, r7, r0, lsl #1 │ │ │ │ │ - adcseq sl, r0, r8, ror lr │ │ │ │ │ + adcseq sl, r0, r8, ror #28 │ │ │ │ │ ldrshteq r8, [pc], r0 │ │ │ │ │ adceq r9, sp, r8, lsl #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r9, sp, r0, ror sp │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq r9, sp, r0, asr #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -944998,45 +944512,45 @@ │ │ │ │ │ adceq r5, r7, r8, asr #1 │ │ │ │ │ adceq sl, sp, r8, lsr r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r0, lsl #1 │ │ │ │ │ adceq r9, sp, r8, lsl #30 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r1, [lr], r8 @ │ │ │ │ │ adcseq r9, pc, r8, lsr #1 │ │ │ │ │ adceq r9, sp, r0, asr #29 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - strdeq r1, [lr], r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [pc], r0 │ │ │ │ │ adceq r9, sp, r8, lsr #30 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq lr, r6, r0, asr r0 │ │ │ │ │ + adcseq r0, r2, r8, asr #24 │ │ │ │ │ ldrshteq r9, [pc], r8 │ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r0, r2, r8, asr ip │ │ │ │ │ + adcseq lr, r6, r0, asr r0 │ │ │ │ │ adcseq r9, pc, r0, lsr #2 │ │ │ │ │ adceq r9, sp, r8, asr #30 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq sl, sp, r8, asr r2 │ │ │ │ │ adcseq fp, r2, r8, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r0, ror r1 @ │ │ │ │ │ adceq r9, sp, r0, ror pc │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r9, sp, r8, lsl #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, pc, r8, r1 @ │ │ │ │ │ adceq r9, sp, r8, lsr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r9, sp, r8, lsl #28 │ │ │ │ │ adcseq r9, pc, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, r0, r0, ror #24 │ │ │ │ │ umlaleq r9, sp, r8, pc @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrsbteq lr, [r1], r8 │ │ │ │ │ adcseq r9, pc, r8, ror #3 │ │ │ │ │ @@ -945270,35 +944784,35 @@ │ │ │ │ │ adcseq r9, pc, r0, asr r8 @ │ │ │ │ │ adceq sl, sp, r8, lsr r3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq lr, r7, r8, lsl #6 │ │ │ │ │ adcseq r9, pc, r8, ror r8 @ │ │ │ │ │ adceq sl, sp, r8, lsl #6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq sp, r4, r0, asr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r0, lsr #17 │ │ │ │ │ adceq sl, sp, r8, asr r3 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq fp, r6, r0, asr #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [pc], r0 │ │ │ │ │ adceq sl, sp, r8, ror r3 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrdeq r9, [sp], r0 @ │ │ │ │ │ + adcseq fp, r6, r0, asr #18 │ │ │ │ │ adcseq r9, pc, r8, lsl r9 @ │ │ │ │ │ adceq sl, sp, r8, asr #6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r4, r0, asr #16 │ │ │ │ │ adcseq r9, pc, r0, asr #18 │ │ │ │ │ umlaleq sl, sp, r8, r3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq r9, [sp], r0 @ │ │ │ │ │ adcseq r9, pc, r8, ror #18 │ │ │ │ │ adceq sl, sp, r8, ror #6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r0, r5, r0, lsr #15 │ │ │ │ │ umlalseq r9, pc, r0, r9 @ │ │ │ │ │ adceq sl, sp, r0, lsl #8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -945320,23 +944834,23 @@ │ │ │ │ │ @ instruction: 0x009a4cb8 │ │ │ │ │ adceq sl, sp, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [sp], r0 @ │ │ │ │ │ addseq ip, fp, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq lr, r6, r0, ror r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r0, ror #19 │ │ │ │ │ adceq sl, sp, r0, lsr #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r8, lsl #20 │ │ │ │ │ adceq sl, sp, r8, lsr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq lr, r6, r0, ror r5 │ │ │ │ │ adcseq r9, pc, r0, lsr sl @ │ │ │ │ │ adceq sl, sp, r0, asr #8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r8, asr sl @ │ │ │ │ │ adceq sl, sp, r0, lsl r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -945374,21 +944888,21 @@ │ │ │ │ │ adcseq r9, pc, r0, lsr #22 │ │ │ │ │ ldrdeq sl, [sp], r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrdeq r6, [sp], r0 @ │ │ │ │ │ adcseq r9, pc, r8, asr #22 │ │ │ │ │ adceq sl, sp, r8, lsr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r1, [r2], r8 │ │ │ │ │ adcseq r9, pc, r0, ror fp @ │ │ │ │ │ adceq sl, sp, r0, lsl #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sl, r8, ror #1 │ │ │ │ │ - ldrsbteq r1, [r2], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, pc, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq sl, sp, r0, lsl r5 │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, r7, r8, lsl #6 │ │ │ │ │ @@ -945446,19 +944960,19 @@ │ │ │ │ │ adceq r5, r7, r0, lsr #6 │ │ │ │ │ adceq sl, sp, r0, asr r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r2, r0, asr sp │ │ │ │ │ adceq sl, sp, r8, lsl #12 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r4, r7, r8, ror #9 │ │ │ │ │ + adceq r6, sp, r8, asr r8 │ │ │ │ │ ldrsbteq r9, [pc], r8 │ │ │ │ │ strhteq sl, [sp], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r6, sp, r8, asr r8 │ │ │ │ │ + adceq r4, r7, r8, ror #9 │ │ │ │ │ adcseq r9, pc, r0, lsl #26 │ │ │ │ │ adceq sl, sp, r8, lsr #12 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r8, lsr #26 │ │ │ │ │ strdeq sl, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -945504,23 +945018,23 @@ │ │ │ │ │ adcseq r9, pc, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, pc, r0, lr @ │ │ │ │ │ strdeq sl, [sp], r0 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq r0, r5, r8, sp │ │ │ │ │ ldrhteq r9, [pc], r8 │ │ │ │ │ adceq sl, sp, r0, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrdeq fp, [sp], r0 @ │ │ │ │ │ adcseq r9, pc, r0, ror #29 │ │ │ │ │ adceq sl, sp, r0, lsl r7 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - umlalseq r0, r5, r8, sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r8, lsl #30 │ │ │ │ │ adceq sl, sp, r0, ror #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrhteq r1, [r2], r8 │ │ │ │ │ adcseq r9, pc, r0, lsr pc @ │ │ │ │ │ adceq sl, sp, r8, lsr r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -945546,49 +945060,49 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq sl, sp, r0, lsl #15 │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ adceq sl, sp, r8, asr r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sl, sp, r8, ror #14 │ │ │ │ │ adcseq ip, r3, r0, lsl #1 │ │ │ │ │ - adcseq r1, r5, r8, ror #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, pc, r8, lsr #31 │ │ │ │ │ adceq sl, sp, r8, lsl #15 │ │ │ │ │ adcseq ip, r3, r8, lsr #1 │ │ │ │ │ adceq sl, sp, r0, lsr #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlaleq sl, sp, r8, r7 │ │ │ │ │ ldrsbteq ip, [r3], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r5, r8, ror #9 │ │ │ │ │ ldrsbteq r9, [pc], r0 │ │ │ │ │ adceq sl, sp, r8, lsr #15 │ │ │ │ │ ldrshteq ip, [r3], r8 │ │ │ │ │ adceq sl, sp, r0, lsl #16 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ strhteq sl, [sp], r8 │ │ │ │ │ adcseq ip, r3, r0, lsr #2 │ │ │ │ │ ldrdeq sl, [sp], r8 @ │ │ │ │ │ addeq ip, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, r7, r8, ror #9 │ │ │ │ │ - ldrsbteq r3, [r1], r0 │ │ │ │ │ + ldrsbteq r0, [r2], r8 │ │ │ │ │ adcseq sl, pc, r8 │ │ │ │ │ adceq sl, sp, r8, asr #15 │ │ │ │ │ adcseq ip, r3, r8, asr #2 │ │ │ │ │ strdeq sl, [sp], r8 @ │ │ │ │ │ addeq ip, r4, r8, asr #12 │ │ │ │ │ ldrdeq sl, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sl, sp, r0, ror r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ addeq r8, r5, r0, lsl #3 │ │ │ │ │ adceq r0, fp, r8, lsl #15 │ │ │ │ │ adceq sl, sp, r8, ror #15 │ │ │ │ │ adcseq ip, r3, r0, ror r1 │ │ │ │ │ - ldrsbteq r0, [r2], r8 │ │ │ │ │ + ldrsbteq r3, [r1], r0 │ │ │ │ │ adcseq sl, pc, r0, lsr r0 @ │ │ │ │ │ adceq sl, sp, r0, lsl r8 │ │ │ │ │ umlalseq ip, r3, r8, r1 │ │ │ │ │ adceq sl, sp, r8, asr #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq sl, sp, r0, lsr #16 │ │ │ │ │ adcseq ip, r3, r0, asr #3 │ │ │ │ │ @@ -945720,15 +945234,15 @@ │ │ │ │ │ adcseq sl, pc, r8, lsr r2 @ │ │ │ │ │ adceq sl, sp, r0, lsr #20 │ │ │ │ │ adcseq ip, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq sl, sp, r0, lsr sl │ │ │ │ │ ldrsbteq ip, [r3], r0 │ │ │ │ │ - umlaleq r2, lr, r0, r9 │ │ │ │ │ + adceq r2, lr, r0, lsr #19 │ │ │ │ │ adcseq sl, pc, r0, ror #4 │ │ │ │ │ adceq sl, sp, r0, asr #20 │ │ │ │ │ ldrshteq ip, [r3], r8 │ │ │ │ │ adceq sl, sp, r8, ror sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq sl, sp, r0, asr sl │ │ │ │ │ adcseq ip, r3, r0, lsr #12 │ │ │ │ │ @@ -945748,15 +945262,15 @@ │ │ │ │ │ ldrhteq sl, [pc], r0 │ │ │ │ │ umlaleq sl, sp, r0, sl │ │ │ │ │ adcseq ip, r3, r0, asr #13 │ │ │ │ │ adceq sl, sp, r8, asr sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sl, sp, r0, lsr #21 │ │ │ │ │ adcseq ip, r3, r8, ror #13 │ │ │ │ │ - adcseq pc, r4, r0, asr #26 │ │ │ │ │ + adcseq pc, r4, r0, ror sp @ │ │ │ │ │ ldrsbteq sl, [pc], r8 │ │ │ │ │ strhteq sl, [sp], r0 │ │ │ │ │ adcseq ip, r3, r0, lsl r7 │ │ │ │ │ adceq sl, sp, r8, ror #21 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq sl, sp, r0, asr #21 │ │ │ │ │ adcseq ip, r3, r8, lsr r7 │ │ │ │ │ @@ -945910,15 +945424,15 @@ │ │ │ │ │ adcseq sl, pc, r0, ror r6 @ │ │ │ │ │ strdeq sl, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, pc, r8, r6 @ │ │ │ │ │ adceq sl, sp, r8, asr #26 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrdeq r1, [ip], r0 @ │ │ │ │ │ + adceq r2, ip, r0, lsr #32 │ │ │ │ │ adcseq sl, pc, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r8, ror #13 │ │ │ │ │ adceq sl, sp, r8, ror #26 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -945954,31 +945468,31 @@ │ │ │ │ │ adcseq sl, pc, r8, lsr #16 │ │ │ │ │ adceq sl, sp, r8, ror #27 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r0, asr r8 @ │ │ │ │ │ strhteq sl, [sp], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq sl, r0, r8, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r8, ror r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r2, r0, asr #3 │ │ │ │ │ strdeq sl, [sp], r8 @ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ adceq sl, sp, r8, lsl lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sl, r0, r8, asr r1 │ │ │ │ │ adcseq sl, pc, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - umlaleq r1, lr, r8, r9 │ │ │ │ │ + adceq r6, sp, r0, lsl #16 │ │ │ │ │ adcseq sl, pc, r8, asr #17 │ │ │ │ │ adceq sl, sp, r8, lsr lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r6, sp, r0, lsl #16 │ │ │ │ │ + umlaleq r1, lr, r8, r9 │ │ │ │ │ ldrshteq sl, [pc], r0 │ │ │ │ │ adceq sl, sp, r8, lsl #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r8, lsl r9 @ │ │ │ │ │ adceq sl, sp, r8, asr lr │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -945986,15 +945500,15 @@ │ │ │ │ │ adcseq sl, pc, r0, asr #18 │ │ │ │ │ adceq sl, sp, r8, lsr #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r8, ror #18 │ │ │ │ │ adceq sl, sp, r8, ror lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, pc, r0, lsr #13 │ │ │ │ │ + umlaleq sl, pc, r0, r6 @ │ │ │ │ │ umlalseq sl, pc, r0, r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sl, [pc], r8 │ │ │ │ │ umlaleq sl, sp, r8, lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -946134,23 +945648,23 @@ │ │ │ │ │ adcseq sl, pc, r8, ror #28 │ │ │ │ │ strhteq fp, [sp], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, pc, r0, lr @ │ │ │ │ │ adceq fp, sp, r8, lsl #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r5, r0, ror ip │ │ │ │ │ ldrhteq sl, [pc], r8 │ │ │ │ │ ldrdeq fp, [sp], r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r0, ror #29 │ │ │ │ │ adceq fp, sp, r8, lsr #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r1, r5, r0, ror ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r8, lsl #30 │ │ │ │ │ strdeq fp, [sp], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r0, r2, r0, lsr r3 │ │ │ │ │ adcseq sl, pc, r0, lsr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -946250,23 +945764,23 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlaleq fp, sp, r8, r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq fp, sp, r8, lsl #5 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, r7, r8, lsl #15 │ │ │ │ │ - adcseq r9, r0, r8, lsr #7 │ │ │ │ │ + umlalseq r9, r0, r8, r3 │ │ │ │ │ adcseq fp, pc, r0, ror #4 │ │ │ │ │ adceq fp, sp, r8, lsr #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, r5, r0, lsr #16 │ │ │ │ │ adcseq fp, pc, r8, lsl #5 │ │ │ │ │ strhteq fp, [sp], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - ldrsbteq r2, [r5], r8 │ │ │ │ │ + adcseq r2, r5, r8, ror #23 │ │ │ │ │ ldrhteq fp, [pc], r0 │ │ │ │ │ adceq fp, sp, r8, ror r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq fp, [pc], r8 │ │ │ │ │ adceq fp, sp, r0, ror #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -946288,21 +945802,21 @@ │ │ │ │ │ adcseq fp, pc, r8, ror r3 @ │ │ │ │ │ adceq fp, sp, r0, lsr #6 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq r0, sp, r0, asr ip │ │ │ │ │ adcseq fp, pc, r0, lsr #7 │ │ │ │ │ strdeq fp, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq pc, r4, r0, asr ip @ │ │ │ │ │ adcseq fp, pc, r8, asr #7 │ │ │ │ │ adceq fp, sp, r8, asr #6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq ip, [r3], r8 │ │ │ │ │ - adcseq pc, r4, r0, asr ip @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq fp, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq sp, lr, r0, lsl #14 │ │ │ │ │ adcseq fp, pc, r8, lsl r4 @ │ │ │ │ │ adceq fp, sp, r8, ror #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -946330,19 +945844,19 @@ │ │ │ │ │ adcseq fp, pc, r8, lsl #10 │ │ │ │ │ adceq fp, sp, r8, asr #7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r6, r1, r0, ror #6 │ │ │ │ │ adcseq fp, pc, r0, lsr r5 @ │ │ │ │ │ umlaleq fp, sp, r8, r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq ip, sp, r8, lsl r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r8, asr r5 @ │ │ │ │ │ strdeq fp, [sp], r0 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq ip, sp, r8, lsl r8 │ │ │ │ │ adcseq fp, pc, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r8, asr #7 │ │ │ │ │ strhteq fp, [sp], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r8, lsr #11 │ │ │ │ │ @@ -946360,15 +945874,15 @@ │ │ │ │ │ adcseq fp, pc, r0, lsr #12 │ │ │ │ │ adceq fp, sp, r0, lsl #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq sl, r0, r8, lsr #17 │ │ │ │ │ adcseq fp, pc, r8, asr #12 │ │ │ │ │ adceq fp, sp, r0, asr r4 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r2, r5, r8, lsl #24 │ │ │ │ │ + ldrshteq r2, [r5], r8 │ │ │ │ │ adcseq fp, pc, r0, ror r6 @ │ │ │ │ │ adceq fp, sp, r0, lsr #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlalseq r3, r5, r0, r9 │ │ │ │ │ umlalseq fp, pc, r8, r6 @ │ │ │ │ │ adceq fp, sp, r0, ror r4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -946538,15 +946052,15 @@ │ │ │ │ │ adcseq fp, pc, r8, ror #23 │ │ │ │ │ adceq fp, sp, r8, lsl #14 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r0, lsl ip @ │ │ │ │ │ ldrdeq fp, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrshteq r1, [r5], r0 │ │ │ │ │ + adcseq r1, r5, r0, lsl #22 │ │ │ │ │ adcseq fp, pc, r8, lsr ip @ │ │ │ │ │ adceq fp, sp, r8, lsr r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r9, r1, r8, lsr #2 │ │ │ │ │ adcseq fp, pc, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r0, lsl #10 │ │ │ │ │ @@ -946580,27 +946094,27 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq fp, sp, r8, asr #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strhteq fp, [sp], r0 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r5, [r7], r8 │ │ │ │ │ - umlaleq r0, sp, r8, lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r8, lsr #26 │ │ │ │ │ ldrdeq fp, [sp], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlaleq r0, sp, r8, lr │ │ │ │ │ adcseq fp, pc, r0, asr sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r0, lsl #5 │ │ │ │ │ adcseq fp, pc, r8, ror sp @ │ │ │ │ │ strdeq fp, [sp], r0 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrsbteq r8, [r0], r0 │ │ │ │ │ + adcseq r8, r0, r0, ror #9 │ │ │ │ │ adcseq fp, pc, r0, lsr #27 │ │ │ │ │ adceq fp, sp, r0, asr #15 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r8, asr #27 │ │ │ │ │ adceq fp, sp, r0, lsl r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -946620,27 +946134,27 @@ │ │ │ │ │ adcseq fp, pc, r8, ror #28 │ │ │ │ │ adceq fp, sp, r0, asr r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r3, r5, r0, asr #22 │ │ │ │ │ umlalseq fp, pc, r0, lr @ │ │ │ │ │ adceq fp, sp, r0, lsr #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq ip, r6, r8, lsr #12 │ │ │ │ │ + adcseq r5, r7, r8, asr sp │ │ │ │ │ ldrhteq fp, [pc], r8 │ │ │ │ │ adceq fp, sp, r0, ror r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r5, r7, r8, asr sp │ │ │ │ │ + adceq r2, lr, r8, lsl r3 │ │ │ │ │ adcseq fp, pc, r0, ror #29 │ │ │ │ │ adceq fp, sp, r0, asr #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r2, lr, r8, lsl r3 │ │ │ │ │ + adcseq ip, r6, r8, lsr #12 │ │ │ │ │ adcseq fp, pc, r8, lsl #30 │ │ │ │ │ umlaleq fp, sp, r8, r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlaleq r5, sp, r0, ip │ │ │ │ │ + adceq r5, sp, r8, lsr #25 │ │ │ │ │ adcseq fp, pc, r0, lsr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ umlaleq fp, sp, r0, r8 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ @@ -946692,15 +946206,15 @@ │ │ │ │ │ adcseq ip, pc, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, asr #2 │ │ │ │ │ adceq fp, sp, r0, lsl #19 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r2, r5, r8, lsr #15 │ │ │ │ │ + ldrhteq r2, [r5], r8 │ │ │ │ │ adcseq ip, pc, r0, ror r1 @ │ │ │ │ │ adceq fp, sp, r0, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, r5, r8, lsr #32 │ │ │ │ │ umlalseq ip, pc, r8, r1 @ │ │ │ │ │ adceq fp, sp, r8, lsr #19 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -946798,19 +946312,19 @@ │ │ │ │ │ ldrshteq ip, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, lsl r4 @ │ │ │ │ │ adceq fp, sp, r8, lsr #22 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r7, r0, r0, asr #26 │ │ │ │ │ adcseq ip, pc, r0, asr #8 │ │ │ │ │ strdeq fp, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r7, r0, r0, asr #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, ror #8 │ │ │ │ │ adceq fp, sp, r8, asr #22 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq ip, pc, r0, r4 @ │ │ │ │ │ adceq fp, sp, r8, lsl fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -946874,15 +946388,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq fp, sp, r0, ror #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq ip, pc, r8, r6 @ │ │ │ │ │ adceq fp, sp, r8, ror #24 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sl, r0, r8, lsl #21 │ │ │ │ │ + adcseq sl, r0, r8, ror sl │ │ │ │ │ adcseq ip, pc, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq sl, lr, r8, lsr #1 │ │ │ │ │ adceq fp, sp, r8, asr ip │ │ │ │ │ adceq r3, sp, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -946976,37 +946490,37 @@ │ │ │ │ │ adcseq ip, pc, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ ldrdeq fp, [sp], r0 @ │ │ │ │ │ umlalseq ip, r3, r8, r1 │ │ │ │ │ + adceq r5, sp, r8, lsl #22 │ │ │ │ │ + adcseq ip, pc, r8, asr #17 │ │ │ │ │ strdeq fp, [sp], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq ip, pc, r8, asr #17 │ │ │ │ │ adceq fp, sp, r0, asr #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r5, sp, r8, lsl #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq ip, [pc], r0 │ │ │ │ │ adceq fp, sp, r8, lsl lr │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r3, r5, r8, ror #7 │ │ │ │ │ adcseq ip, pc, r8, lsl r9 @ │ │ │ │ │ - adceq fp, sp, r8, ror #27 │ │ │ │ │ + strdeq fp, [sp], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r0, asr #18 │ │ │ │ │ adceq fp, sp, r8, lsr lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq r3, r1, r0, lsl #23 │ │ │ │ │ + adceq r3, r1, r0, asr #22 │ │ │ │ │ umlalseq ip, pc, r0, r9 @ │ │ │ │ │ adceq fp, sp, r8, asr lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrhteq ip, [r6], r0 │ │ │ │ │ ldrhteq ip, [pc], r8 │ │ │ │ │ adceq fp, sp, r8, lsr #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -947064,27 +946578,27 @@ │ │ │ │ │ adcseq ip, r3, r8, asr sl │ │ │ │ │ adceq fp, sp, r0, asr #30 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq fp, r8, r8, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r0, ror fp @ │ │ │ │ │ adceq fp, sp, r0, ror #30 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq ip, pc, r8, fp @ │ │ │ │ │ adceq fp, sp, r0, lsr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r8, r7, r8, lsl r4 │ │ │ │ │ + adcseq fp, r8, r8, ror r1 │ │ │ │ │ adcseq ip, pc, r0, asr #23 │ │ │ │ │ adceq fp, sp, r0, lsl #31 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r8, r7, r8, lsl r4 │ │ │ │ │ adcseq ip, pc, r8, ror #23 │ │ │ │ │ adceq fp, sp, r0, asr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq ip, [r3], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r0, lsl ip @ │ │ │ │ │ @@ -947098,15 +946612,15 @@ │ │ │ │ │ adcseq ip, pc, r8, lsr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r0, ror #24 │ │ │ │ │ adceq fp, sp, r8, ror #31 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrshteq lr, [r1], r0 │ │ │ │ │ + adcseq lr, r1, r0, asr #25 │ │ │ │ │ adcseq ip, pc, r8, lsl #25 │ │ │ │ │ adceq fp, sp, r0, ror #31 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ adceq r7, sp, r8, asr r9 │ │ │ │ │ umlaleq fp, sp, r8, pc @ │ │ │ │ │ adceq fp, sp, r8, lsr #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -947166,23 +946680,23 @@ │ │ │ │ │ adcseq ip, r3, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r0, lsl #26 │ │ │ │ │ adceq ip, sp, r0, asr #1 │ │ │ │ │ adcseq ip, r3, r8, lsr #21 │ │ │ │ │ adceq ip, sp, r8, ror #1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r6, sp, r8, lsl r8 │ │ │ │ │ adcseq ip, pc, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r0, asr sp @ │ │ │ │ │ adceq ip, sp, r8, lsl r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r6, sp, r8, lsl r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, ror sp @ │ │ │ │ │ adceq ip, sp, r0, lsl r1 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrdeq ip, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -947198,19 +946712,19 @@ │ │ │ │ │ ldrshteq ip, [pc], r0 │ │ │ │ │ adceq ip, sp, r8, asr r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, lsl lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strhteq r0, [sp], r0 │ │ │ │ │ adcseq ip, pc, r0, asr #28 │ │ │ │ │ adceq ip, sp, r8, ror r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - strhteq r0, [sp], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, ror #28 │ │ │ │ │ adceq ip, sp, r8, asr #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r2, ip, r8, lsr r1 │ │ │ │ │ umlalseq ip, pc, r0, lr @ │ │ │ │ │ adceq ip, sp, r0, lsr #3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -947302,15 +946816,15 @@ │ │ │ │ │ umlalseq sp, pc, r8, r1 @ │ │ │ │ │ adceq ip, sp, r0, lsr #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strdeq ip, [sp], r8 @ │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ adceq sp, ip, r8, lsl r8 │ │ │ │ │ strhteq ip, [sp], r0 │ │ │ │ │ - adcseq ip, r1, r0, asr #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, asr #3 │ │ │ │ │ adceq ip, sp, r0, lsl r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq ip, sp, r8, lsl r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -947322,25 +946836,25 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umullseq r8, sl, r0, r4 │ │ │ │ │ adceq ip, sp, r8, asr #6 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, r7, r8, lsl r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r1, r0, asr #22 │ │ │ │ │ adcseq sp, pc, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r2, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq sl, r0, r0, lsl #12 │ │ │ │ │ + umlaleq r7, sp, r0, r8 │ │ │ │ │ adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ adceq ip, sp, r8, lsl #7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - strhteq r7, [sp], r0 │ │ │ │ │ + adcseq sl, r0, r0, lsl #12 │ │ │ │ │ adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r8 │ │ │ │ │ adceq ip, sp, r0, lsr r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq r8, [r0], r8 │ │ │ │ │ adcseq sp, pc, r0, ror #4 │ │ │ │ │ @@ -947358,45 +946872,45 @@ │ │ │ │ │ adcseq sp, pc, r8, lsl #5 │ │ │ │ │ adceq ip, sp, r0, ror r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ strdeq ip, [sp], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq r7, [r7], r0 │ │ │ │ │ ldrsbteq sp, [pc], r8 │ │ │ │ │ strdeq ip, [sp], r0 @ │ │ │ │ │ umullseq r8, sl, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r2, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - ldrshteq r7, [r7], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r4, sl, r8, asr #29 │ │ │ │ │ adceq ip, sp, r0, lsr #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq sl, r0, r0, sp │ │ │ │ │ adcseq sp, pc, r8, lsr #6 │ │ │ │ │ ldrdeq ip, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - umlalseq sl, r0, r0, sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ adceq ip, sp, r0, asr #8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ adceq ip, sp, r0, lsl r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, lsr #7 │ │ │ │ │ adceq ip, sp, r0, ror #8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq fp, sp, r0, ror #7 │ │ │ │ │ + ldrdeq fp, [sp], r0 @ │ │ │ │ │ adcseq sp, pc, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sp, [pc], r0 │ │ │ │ │ @@ -947404,51 +946918,51 @@ │ │ │ │ │ adcseq ip, r3, r0, lsr r0 │ │ │ │ │ umlaleq ip, sp, r0, r4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r1, ip, r0, lsl r3 │ │ │ │ │ adcseq sp, pc, r8, lsl r4 @ │ │ │ │ │ adceq ip, sp, r0, asr r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - umlalseq r2, r5, r0, ip │ │ │ │ │ + adcseq r2, r5, r0, lsl #25 │ │ │ │ │ adcseq sp, pc, r0, asr #8 │ │ │ │ │ strhteq ip, [sp], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r8, ror #8 │ │ │ │ │ adceq ip, sp, r0, lsl #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq ip, sp, r0, asr #9 │ │ │ │ │ + adceq ip, sp, r8, asr #9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq sp, pc, r0, r4 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq r3, r5, r8, lsl r6 │ │ │ │ │ - umlalseq sp, pc, r0, r4 @ │ │ │ │ │ - strdeq ip, [sp], r0 @ │ │ │ │ │ - strdeq r2, [r0], r8 │ │ │ │ │ + ldrhteq sp, [pc], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r8, lsl r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq sp, [pc], r8 │ │ │ │ │ + strdeq ip, [sp], r0 @ │ │ │ │ │ + strdeq r2, [r0], r8 │ │ │ │ │ ldrdeq ip, [sp], r8 @ │ │ │ │ │ adcseq ip, r3, r0, asr #8 │ │ │ │ │ strhteq ip, [sp], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r0, r5, r0, asr #1 │ │ │ │ │ + ldrhteq r0, [r5], r0 │ │ │ │ │ adcseq sp, pc, r0, ror #9 │ │ │ │ │ adceq ip, sp, r0, lsl r5 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrhteq pc, [r7], r8 @ │ │ │ │ │ adcseq sp, pc, r8, lsl #10 │ │ │ │ │ - ldrdeq ip, [sp], r0 @ │ │ │ │ │ + adceq ip, sp, r0, ror #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, lsr r5 @ │ │ │ │ │ adceq ip, sp, r0, lsr r5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r1, r5, r0, asr r8 │ │ │ │ │ + adcseq r1, r5, r0, ror r8 │ │ │ │ │ adcseq sp, pc, r8, asr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, lsl #11 │ │ │ │ │ adceq ip, sp, r0, ror #10 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -947476,27 +946990,27 @@ │ │ │ │ │ adceq r3, sp, r8, lsr #12 │ │ │ │ │ adceq ip, sp, r0, asr #10 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, r7, r0, lsr #9 │ │ │ │ │ adcseq sp, pc, r0, lsr #12 │ │ │ │ │ adceq ip, sp, r0, asr #11 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq ip, sp, r0, ror #9 │ │ │ │ │ + adceq ip, sp, r0, asr #9 │ │ │ │ │ adcseq sp, pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq r9, r1, r0, asr #20 │ │ │ │ │ adcseq sp, pc, r0, ror r6 @ │ │ │ │ │ adceq ip, sp, r8, lsl r6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq ip, sp, r0, ror #11 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ adceq r5, ip, r0, lsl #22 │ │ │ │ │ adceq ip, sp, r8, lsr #16 │ │ │ │ │ - adceq sl, pc, r8, lsr fp @ │ │ │ │ │ + adceq sl, pc, r8, asr #22 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ strdeq ip, [sp], r8 @ │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ adceq ip, sp, r0, lsl #12 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -947522,15 +947036,15 @@ │ │ │ │ │ adcseq sp, pc, r0, lsl r7 @ │ │ │ │ │ adceq ip, sp, r8, ror #12 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r8, lsr r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r3, r5, r0, ror #28 │ │ │ │ │ + adcseq r3, r5, r0, ror lr │ │ │ │ │ adcseq sp, pc, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq ip, [r3], r8 │ │ │ │ │ umlaleq ip, sp, r0, r6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r8, lsl #15 │ │ │ │ │ @@ -947620,15 +947134,15 @@ │ │ │ │ │ adcseq sp, pc, r8, lsr #21 │ │ │ │ │ strdeq ip, [sp], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sp, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq r6, sp, r0, lsr #3 │ │ │ │ │ + adceq r6, sp, r8, ror #2 │ │ │ │ │ ldrshteq sp, [pc], r8 │ │ │ │ │ adceq ip, sp, r0, lsl r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, lsr #22 │ │ │ │ │ adceq ip, sp, r0, ror #15 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -947644,15 +947158,15 @@ │ │ │ │ │ adcseq sp, pc, r0, ror fp @ │ │ │ │ │ adceq ip, sp, r0, lsl #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sp, pc, r8, fp @ │ │ │ │ │ adceq ip, sp, r0, ror #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r8, r1, r0, asr #31 │ │ │ │ │ + umlalseq r9, r0, r0, r0 │ │ │ │ │ adcseq sp, pc, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq ip, sp, r8, ror #7 │ │ │ │ │ addseq r1, lr, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r2, r8, lsr #31 │ │ │ │ │ @@ -947660,15 +947174,15 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlaleq ip, sp, r0, r8 │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r8, ror #16 │ │ │ │ │ - umlalseq r9, r0, r0, r0 │ │ │ │ │ + adcseq r8, r1, r0, asr #31 │ │ │ │ │ adcseq sp, pc, r8, ror #23 │ │ │ │ │ adceq ip, sp, r8, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq ip, [sp], r0 │ │ │ │ │ strhteq ip, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -947770,23 +947284,23 @@ │ │ │ │ │ adcseq sp, pc, r8, ror sp @ │ │ │ │ │ adceq ip, sp, r8, asr #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r7, r0, r0, ror #29 │ │ │ │ │ + adcseq r0, r2, r0, asr #5 │ │ │ │ │ adcseq sp, pc, r8, asr #27 │ │ │ │ │ adceq ip, sp, r8, ror #20 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r2, r0, asr #5 │ │ │ │ │ + adceq r1, ip, r0, lsr r1 │ │ │ │ │ ldrshteq sp, [pc], r0 │ │ │ │ │ adceq ip, sp, r8, lsr sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r1, ip, r0, lsr r1 │ │ │ │ │ + adcseq r7, r0, r0, ror #29 │ │ │ │ │ adcseq sp, pc, r8, lsl lr @ │ │ │ │ │ adceq ip, sp, r8, lsl #21 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, asr #28 │ │ │ │ │ adceq ip, sp, r8, asr sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -947826,15 +947340,15 @@ │ │ │ │ │ ldrhteq ip, [r3], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r0, lsl r2 │ │ │ │ │ ldrshteq sl, [r7], r8 │ │ │ │ │ adcseq sp, pc, r8, asr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq r9, sp, r8, ror #30 │ │ │ │ │ + adceq r9, sp, r8, ror pc │ │ │ │ │ adcseq sp, pc, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r8, lsr r2 │ │ │ │ │ adceq ip, sp, r0, asr fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r7, sp, r8, lsl #31 │ │ │ │ │ adcseq sp, pc, r8, lsr #31 │ │ │ │ │ @@ -947962,19 +947476,19 @@ │ │ │ │ │ ldrshteq lr, [pc], r8 │ │ │ │ │ adceq ip, sp, r0, lsl #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, pc, r0, lsr #2 │ │ │ │ │ adceq ip, sp, r8, asr sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, sp, r0, lsr #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, pc, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlaleq sl, sp, r0, sp │ │ │ │ │ adcseq lr, pc, r0, ror r1 @ │ │ │ │ │ adceq ip, sp, r8, ror sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrsbteq lr, [r4], r0 │ │ │ │ │ umlalseq lr, pc, r8, r1 @ │ │ │ │ │ adceq ip, sp, r8, asr #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -948194,15 +947708,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrhteq sl, [r0], r8 │ │ │ │ │ adcseq lr, pc, r0, ror r6 @ │ │ │ │ │ adceq sp, sp, r8, ror #1 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq sp, sp, r0, asr #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r2, r5, r0, lsr #30 │ │ │ │ │ + adcseq r2, r5, r0, asr #30 │ │ │ │ │ umlalseq lr, pc, r8, r6 @ │ │ │ │ │ adceq sp, sp, r0, asr #2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq sp, sp, r8, lsl #2 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ adceq sp, sp, r0, lsl r1 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ @@ -948270,15 +947784,15 @@ │ │ │ │ │ adcseq lr, pc, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq sp, lr, r8, ror #29 │ │ │ │ │ adcseq lr, pc, r8, asr #17 │ │ │ │ │ adceq sp, sp, r8, lsr #4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r9, sp, r0, lsl #30 │ │ │ │ │ + adceq r9, sp, r0, lsl pc │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ strdeq sp, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq fp, r6, r8, lsl #25 │ │ │ │ │ adcseq lr, pc, r8, lsl r9 @ │ │ │ │ │ adceq sp, sp, r8, asr #4 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -948324,23 +947838,23 @@ │ │ │ │ │ adcseq lr, pc, r8, lsr #21 │ │ │ │ │ strdeq sp, [sp], r0 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq lr, [pc], r0 │ │ │ │ │ adceq sp, sp, r0, asr #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq sl, sp, r0, ror #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [pc], r8 │ │ │ │ │ adceq sp, sp, r0, lsl r3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrshteq r8, [r0], r8 │ │ │ │ │ adcseq lr, pc, r0, lsr #22 │ │ │ │ │ adceq sp, sp, r0, ror #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq sl, [sp], r8 @ │ │ │ │ │ adcseq lr, pc, r8, asr #22 │ │ │ │ │ adceq sp, sp, r0, lsr r3 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, pc, r0, ror fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -948408,19 +947922,19 @@ │ │ │ │ │ adcseq lr, pc, r0, lsl #26 │ │ │ │ │ strdeq sp, [sp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, pc, r8, lsr #26 │ │ │ │ │ adceq sp, sp, r0, asr r4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrhteq r5, [r1], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, pc, r0, asr sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r5, [r1], r0 │ │ │ │ │ adcseq lr, pc, r8, ror sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq ip, [r3], r0 │ │ │ │ │ adceq sp, sp, r8, ror r4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r3, r1, r8, asr #8 │ │ │ │ │ adcseq lr, pc, r0, lsr #27 │ │ │ │ │ @@ -948430,23 +947944,23 @@ │ │ │ │ │ adcseq lr, pc, r8, asr #27 │ │ │ │ │ umlaleq sp, sp, r8, r4 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrhteq fp, [r7], r8 │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ adceq sp, sp, r8, ror #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - strhteq sp, [sp], r0 │ │ │ │ │ + adcseq sp, r4, r0, lsl r8 │ │ │ │ │ adcseq lr, pc, r8, lsl lr @ │ │ │ │ │ strhteq sp, [sp], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sp, r4, r0, lsl r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, pc, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strhteq sp, [sp], r0 │ │ │ │ │ adcseq lr, pc, r8, ror #28 │ │ │ │ │ ldrdeq sp, [sp], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq lr, pc, r0, lr @ │ │ │ │ │ adceq sp, sp, r8, lsr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -948509,15 +948023,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r0, lsr #7 │ │ │ │ │ ldrdeq sp, [sp], r8 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adceq ip, sp, r8, lsr fp │ │ │ │ │ adcseq sl, r3, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r8, [pc], r0 │ │ │ │ │ + adcseq r8, pc, r0, asr #18 │ │ │ │ │ adcseq r6, r8, r8, ror #1 │ │ │ │ │ adcseq r7, r9, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r1, r4, r0, asr ip │ │ │ │ │ adceq sp, sp, r8, ror #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adceq sp, sp, r0, lsl #12 │ │ │ │ │ @@ -948579,15 +948093,15 @@ │ │ │ │ │ strdeq sp, [sp], r0 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adceq sp, sp, r8, ror #13 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r1, sp, r0, ror #28 │ │ │ │ │ umlaleq sp, sp, r8, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #6 │ │ │ │ │ adceq sp, sp, r0, lsr #14 │ │ │ │ │ ldrdeq sp, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsl #21 │ │ │ │ │ adceq sp, sp, r0, lsr r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sp, sp, r8, lsl r7 │ │ │ │ │ @@ -948658,21 +948172,21 @@ │ │ │ │ │ ldrsbteq pc, [pc], r0 @ │ │ │ │ │ adceq sp, sp, r8, lsr #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [pc], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sp, sp, r8, lsr sl │ │ │ │ │ adcseq pc, pc, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r8, lsl r6 │ │ │ │ │ adceq sp, sp, r0, asr r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq sp, sp, r8, lsr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r8, asr #2 │ │ │ │ │ adceq sp, sp, r8, lsl r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r0, ror r1 @ │ │ │ │ │ adceq sp, sp, r0, ror r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -948698,15 +948212,15 @@ │ │ │ │ │ adcseq pc, pc, r8, ror #3 │ │ │ │ │ adceq sp, sp, r0, asr #17 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, r7, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq r5, sp, r0, lsl #22 │ │ │ │ │ + adceq r5, sp, r0, lsl fp │ │ │ │ │ adcseq pc, pc, r0, lsl r2 @ │ │ │ │ │ adceq sp, sp, r8, ror #17 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r8, lsr r2 @ │ │ │ │ │ adceq sp, sp, r8, lsr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -948740,19 +948254,19 @@ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r8, ror r3 @ │ │ │ │ │ adceq sp, sp, r8, lsr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - umlalseq r0, r5, r0, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r0, lsr #7 │ │ │ │ │ umlaleq sp, sp, r0, r9 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r5, r0, ror #1 │ │ │ │ │ adcseq pc, pc, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adceq sp, sp, r0, lsr #19 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ adceq pc, r1, r8, lsl r1 @ │ │ │ │ │ sbceq r3, r2, r0, ror #24 │ │ │ │ │ @@ -949287,18 +948801,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r3, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq lr, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq lr, [sp], r0 │ │ │ │ │ adceq lr, sp, r8, asr r2 │ │ │ │ │ - ldrhteq r9, [sl], r8 │ │ │ │ │ + umlalseq r9, sl, r0, lr │ │ │ │ │ adceq lr, sp, r0, asr #4 │ │ │ │ │ addeq r2, r0, r8, lsr #1 │ │ │ │ │ - adceq r0, sp, r8, ror #12 │ │ │ │ │ + adceq r2, ip, r8, lsl #9 │ │ │ │ │ adcseq pc, pc, r0, lsl #11 │ │ │ │ │ adceq lr, sp, r0, lsr r2 │ │ │ │ │ addeq r3, r0, r8, lsr #26 │ │ │ │ │ adceq lr, sp, r8, lsr #4 │ │ │ │ │ addeq sl, r1, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r3, r8, lsr #1 │ │ │ │ │ @@ -949812,15 +949326,15 @@ │ │ │ │ │ sbcseq sp, r4, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ adceq r9, lr, r8, ror r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adceq lr, sp, r8, lsr sl │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r4, pc, r8, asr sp @ │ │ │ │ │ + adceq r4, pc, r8, asr #27 │ │ │ │ │ ldrheq lr, [r3], #96 @ 0x60 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq sp, [sp], r0 │ │ │ │ │ adceq r9, lr, r8, asr #16 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adceq lr, sp, r8, asr sl │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ @@ -951366,15 +950880,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r0, r5, r0, ror #25 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq lr, r2, r0, ror #9 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ umlaleq r8, r4, r8, r8 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -951734,15 +951248,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r8, r8, asr fp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq r0, r3, r8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ umlaleq sp, r7, r8, r7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ @@ -951822,15 +951336,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, fp, r0, asr lr │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r8, r4, r0, lsl #20 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ @@ -952522,15 +952036,15 @@ │ │ │ │ │ adcseq pc, pc, r0, lsl r7 @ │ │ │ │ │ adceq r1, lr, r0, lsr #9 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r8, lsr r7 @ │ │ │ │ │ adceq r1, lr, r0, ror r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r8, r0, r8, asr r7 │ │ │ │ │ + adcseq r8, r0, r8, ror #14 │ │ │ │ │ adcseq pc, pc, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, lr, r8, lsl #5 │ │ │ │ │ adceq r1, lr, r0, lsl #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r8, lsr r7 │ │ │ │ │ @@ -952762,19 +952276,19 @@ │ │ │ │ │ subeq r9, r9, r0, asr #32 │ │ │ │ │ strhteq r8, [lr], r0 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r8, ror r8 @ │ │ │ │ │ adceq r1, lr, r0, ror r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r6, r0, asr r6 │ │ │ │ │ adcseq pc, pc, r0, lsr #17 │ │ │ │ │ adceq r1, lr, r0, lsr r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq sp, r6, r0, asr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r8, asr #17 │ │ │ │ │ umlaleq r1, lr, r0, r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [pc], r0 @ │ │ │ │ │ adceq r1, lr, r0, ror #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -952914,19 +952428,19 @@ │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ adceq r1, lr, r0, ror sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq sp, sl, r0, ror #28 │ │ │ │ │ ldrsbteq pc, [pc], r8 @ │ │ │ │ │ ldrdeq r1, [lr], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r6, r1, r0, lsr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r6, r1, r0, lsr #11 │ │ │ │ │ adcseq pc, pc, r8, lsr #26 │ │ │ │ │ adceq r1, lr, r8, lsl fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ strdeq r1, [lr], r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r4, r8, lsr r3 │ │ │ │ │ @@ -952968,15 +952482,15 @@ │ │ │ │ │ adcseq pc, pc, r8, ror #28 │ │ │ │ │ umlaleq r1, lr, r8, fp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrhteq r9, [r6], r8 │ │ │ │ │ umlalseq pc, pc, r0, lr @ │ │ │ │ │ adceq r1, lr, r8, ror #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r2, ip, r0, ror #1 │ │ │ │ │ + adceq r2, ip, r0, asr #2 │ │ │ │ │ ldrhteq pc, [pc], r8 @ │ │ │ │ │ strhteq r1, [lr], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r1, r2, r8, asr #7 │ │ │ │ │ adcseq pc, pc, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -953070,19 +952584,19 @@ │ │ │ │ │ adceq r5, r7, r8, lsl #21 │ │ │ │ │ adceq r1, lr, r0, lsr sp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r0, lsl #31 │ │ │ │ │ adceq r1, lr, r8, asr #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - strdeq r0, [sp], r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, pc, r8, lsr #31 │ │ │ │ │ adceq r1, lr, r0, lsl #27 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r0, sp, r0, lsl #14 │ │ │ │ │ ldrsbteq pc, [pc], r0 @ │ │ │ │ │ adceq r1, lr, r8, asr sp │ │ │ │ │ addeq r9, r1, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r1, lr, r0, ip │ │ │ │ │ @@ -953300,27 +952814,27 @@ │ │ │ │ │ smulleq r0, r0, r0, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ ldrshteq pc, [r4], r8 @ │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ ldrdeq r2, [lr], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq r3, [r5], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r0, ror #9 │ │ │ │ │ adceq r2, lr, r8, lsr #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r3, [r5], r0 │ │ │ │ │ sbceq r0, r0, r8, lsl #10 │ │ │ │ │ strdeq r2, [lr], r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r0, lsr r5 │ │ │ │ │ adceq r2, lr, r8, asr #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x009d5cb0 │ │ │ │ │ + ldrsheq ip, [lr], r8 │ │ │ │ │ sbceq r0, r0, r8, asr r5 │ │ │ │ │ strhteq r2, [lr], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r2, lr, r0, lsr #1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ umlaleq r2, lr, r8, r0 │ │ │ │ │ adceq r2, lr, r0, lsl r1 │ │ │ │ │ @@ -953682,27 +953196,27 @@ │ │ │ │ │ sbceq r0, r0, r8, asr #27 │ │ │ │ │ adceq r2, lr, r0, asr #13 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r0], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq lr, r4, r8, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r8, lsl lr │ │ │ │ │ adceq r2, lr, r0, ror #13 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq lr, r4, r8, ror r6 │ │ │ │ │ sbceq r0, r0, r0, asr #28 │ │ │ │ │ strhteq r2, [lr], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r8, r0, r8, lsl sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r8, ror #28 │ │ │ │ │ adceq r2, lr, r0, lsl #14 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r8, r0, r8, lsl sp │ │ │ │ │ smulleq r0, r0, r0, lr @ │ │ │ │ │ ldrdeq r2, [lr], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r0, [r0], #232 @ 0xe8 │ │ │ │ │ adceq r2, lr, r8, lsr #14 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -953860,29 +953374,29 @@ │ │ │ │ │ sbceq r1, r0, r8, asr #7 │ │ │ │ │ adceq r2, lr, r8, lsl #19 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ adceq r2, lr, r8, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r0, ip, r8, lsl r8 │ │ │ │ │ sbceq r1, r0, r8, lsl r4 │ │ │ │ │ adceq r2, lr, r8, lsr #19 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adceq r0, ip, r8, lsl r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, asr #8 │ │ │ │ │ adceq r2, lr, r8, ror r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r8, ror #8 │ │ │ │ │ adceq r2, lr, r8, lsl r7 │ │ │ │ │ adceq r2, lr, r8, lsl #15 │ │ │ │ │ ldrdeq r2, [lr], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r9, sp, r0, lsl r2 │ │ │ │ │ + adceq r9, sp, r0, lsr r2 │ │ │ │ │ smulleq r1, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r0], #72 @ 0x48 │ │ │ │ │ adceq r2, lr, r8, ror #19 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -953934,29 +953448,29 @@ │ │ │ │ │ sbceq r3, r0, r8, lsl #5 │ │ │ │ │ strhteq r2, [lr], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r3, [r0], #32 │ │ │ │ │ adceq r2, lr, r0, lsl #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - strdeq r1, [lr], r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r3, [r0], #40 @ 0x28 │ │ │ │ │ ldrdeq r2, [lr], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r1, [lr], r0 @ │ │ │ │ │ sbceq r3, r0, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sp, sp, r8, lsr #20 │ │ │ │ │ sbceq r3, r0, r8, lsr #6 │ │ │ │ │ strdeq r2, [lr], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r2, lr, r8, lsr lr │ │ │ │ │ ldrshteq ip, [r4], r8 │ │ │ │ │ - adceq sp, sp, r8, lsr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r0, asr r3 │ │ │ │ │ adceq r2, lr, r0, asr #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, ror r3 │ │ │ │ │ adceq r2, lr, r0, lsr #22 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -953994,19 +953508,19 @@ │ │ │ │ │ strheq r3, [r0], #72 @ 0x48 │ │ │ │ │ adceq r2, lr, r0, lsr #23 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq sl, sp, r0, ror #29 │ │ │ │ │ + adceq r1, lr, r8, lsr #26 │ │ │ │ │ sbceq r3, r0, r8, lsl #10 │ │ │ │ │ adceq r2, lr, r0, asr #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r1, lr, r8, lsr #26 │ │ │ │ │ + adceq sl, sp, r0, ror #29 │ │ │ │ │ sbceq r3, r0, r0, lsr r5 │ │ │ │ │ umlaleq r2, lr, r0, fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ adceq r2, lr, r0, ror #23 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -960059,15 +959573,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, lr, r0, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, sl, r8, ror #23 │ │ │ │ │ + adcseq r9, sl, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ umlaleq r8, lr, r8, sl │ │ │ │ │ adceq r8, lr, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ umlaleq r8, lr, r0, sl │ │ │ │ │ @@ -960220,15 +959734,15 @@ │ │ │ │ │ strheq r6, [r3], #192 @ 0xc0 │ │ │ │ │ adceq r8, lr, r0, ror #25 │ │ │ │ │ strheq r6, [r3], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r4, r8, lsr #8 │ │ │ │ │ adceq r8, lr, r0, lsr #26 │ │ │ │ │ ldrdeq r8, [lr], r8 @ │ │ │ │ │ - adceq fp, sp, r8, lsr #6 │ │ │ │ │ + adceq fp, sp, r0, asr #6 │ │ │ │ │ sbceq r6, r3, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r8, [lr], r0 @ │ │ │ │ │ adceq r8, lr, r8, lsl #26 │ │ │ │ │ sbceq r6, r3, r8, lsr #26 │ │ │ │ │ adceq r8, lr, r0, lsl sp │ │ │ │ │ adcseq r7, r4, r8, asr r4 │ │ │ │ │ @@ -960374,15 +959888,15 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adceq r8, lr, r8, asr #30 │ │ │ │ │ sbcseq fp, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr ip │ │ │ │ │ adceq r8, lr, r0, ror #30 │ │ │ │ │ adceq r8, lr, r0, asr #30 │ │ │ │ │ - adceq r2, ip, r0, asr #1 │ │ │ │ │ + strdeq r2, [ip], r0 @ │ │ │ │ │ sbcseq fp, r3, r0, ror #24 │ │ │ │ │ adceq r8, lr, r0, ror pc │ │ │ │ │ sbcseq fp, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #31 │ │ │ │ │ @@ -960449,15 +959963,15 @@ │ │ │ │ │ adcseq r1, r2, r0, lsl #12 │ │ │ │ │ sbcseq pc, r3, r8, asr r5 @ │ │ │ │ │ adceq r9, lr, r8, ror r0 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, lr, r8, lsl #1 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ umlaleq r9, lr, r8, r0 │ │ │ │ │ sbcseq pc, r3, r8, asr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -961003,15 +960517,15 @@ │ │ │ │ │ adceq r9, lr, r8, lsl r9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adceq r9, lr, r0, lsl #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r9, lr, r8, lsr #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adceq r9, lr, r0, lsl r9 │ │ │ │ │ - ldrshteq r8, [pc], r0 │ │ │ │ │ + adcseq r8, pc, r0, asr #18 │ │ │ │ │ ldrdeq r9, [lr], r8 @ │ │ │ │ │ smullseq sp, r4, r0, lr │ │ │ │ │ adceq r9, lr, r0, asr r9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adceq r9, lr, r8, asr #18 │ │ │ │ │ ldrsbeq ip, [r4], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -961072,15 +960586,15 @@ │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ adceq r9, lr, r0, asr #20 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r9, lr, r8, lsr sl │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r7], r0 @ │ │ │ │ │ - adcseq r8, r0, r0, ror #10 │ │ │ │ │ + adcseq r8, r0, r8, asr #9 │ │ │ │ │ sbcseq r6, r4, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adceq r9, lr, r0, ror #20 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr r7 @ │ │ │ │ │ @@ -961515,15 +961029,15 @@ │ │ │ │ │ adceq sl, lr, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, lr, r0, lsr r1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adceq sl, lr, r8, lsr #2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, pc, r8, asr sl @ │ │ │ │ │ + adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ adceq sl, lr, r8, lsr r1 │ │ │ │ │ adceq sl, lr, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r2, [r4], #208 @ 0xd0 │ │ │ │ │ strhteq r9, [lr], r8 │ │ │ │ │ adceq r9, lr, r0, lsl pc │ │ │ │ │ adcseq sp, r7, r8, lsr #17 │ │ │ │ │ @@ -961597,15 +961111,15 @@ │ │ │ │ │ adceq sl, lr, r0, ror #4 │ │ │ │ │ addeq r2, r0, r8, lsr #16 │ │ │ │ │ adceq sl, lr, r8, lsl #7 │ │ │ │ │ sbcseq pc, r3, r8, lsr #11 │ │ │ │ │ adceq sl, lr, r0, lsr #6 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ adceq sl, lr, r8, lsl r3 │ │ │ │ │ - adcseq r9, sl, r0, lsr r0 │ │ │ │ │ + adcseq r9, sl, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, r5, r0, asr #31 │ │ │ │ │ adceq sl, lr, r8, ror r2 │ │ │ │ │ adceq r0, lr, r8, asr #18 │ │ │ │ │ adceq sl, lr, r0, lsr #5 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ umlaleq sl, lr, r8, r2 │ │ │ │ │ @@ -961652,15 +961166,15 @@ │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ adceq sl, lr, r0, asr #6 │ │ │ │ │ sbcseq pc, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, lr, r0, asr r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r6, r1, r0, asr #19 │ │ │ │ │ + ldrshteq r6, [r1], r8 │ │ │ │ │ adceq sl, lr, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, lr, r0, lsr r3 │ │ │ │ │ adceq sl, lr, r0, lsl #7 │ │ │ │ │ addeq sp, r1, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4cf8 │ │ │ │ │ @@ -961746,15 +961260,15 @@ │ │ │ │ │ adceq sl, lr, r8, asr #1 │ │ │ │ │ strhteq sl, [lr], r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ adceq sl, lr, r8, lsl #11 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ - strhteq r2, [lr], r0 │ │ │ │ │ + adceq r2, lr, r0, asr #7 │ │ │ │ │ sbcseq r8, r4, r0, asr #28 │ │ │ │ │ adceq sl, lr, r8, lsl r5 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r1, r8, asr #22 │ │ │ │ │ @@ -961836,15 +961350,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ adceq sl, lr, r0, lsr r6 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrhteq r0, [r0], r0 │ │ │ │ │ + adcseq r0, r0, r0, lsl #9 │ │ │ │ │ adcseq r7, r9, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, lr, r8, lsl r1 │ │ │ │ │ adceq sl, lr, r8, ror r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq sl, lr, r8, ror #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @@ -961973,15 +961487,15 @@ │ │ │ │ │ adceq sl, lr, r0, asr #16 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, lr, r8, lsr r8 │ │ │ │ │ strdeq sl, [lr], r8 @ │ │ │ │ │ - adcseq lr, pc, r8, asr sl @ │ │ │ │ │ + adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ adceq sl, lr, r0, asr #18 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq sl, lr, r0, ror r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r9, lr, r0, ror #5 │ │ │ │ │ adcseq ip, r3, r8, ror sp │ │ │ │ │ adcseq sl, r6, r0, asr #17 │ │ │ │ │ @@ -963871,15 +963385,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbteq r7, [fp], #-216 @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r5, r7, r8, ror #3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -964618,15 +964132,15 @@ │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, ror r3 │ │ │ │ │ adceq sp, lr, r0, asr #3 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq ip, [fp], r8 │ │ │ │ │ - strdeq r7, [sp], r0 @ │ │ │ │ │ + adceq r7, sp, r0, asr #17 │ │ │ │ │ ldrsbeq r2, [r4], #200 @ 0xc8 │ │ │ │ │ ldrdeq sp, [lr], r8 @ │ │ │ │ │ ldrsbeq r2, [r4], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ adceq sp, lr, r8, asr r1 │ │ │ │ │ ldrhteq ip, [fp], r8 │ │ │ │ │ @@ -964778,15 +964292,15 @@ │ │ │ │ │ adceq lr, pc, r8, lsl #8 │ │ │ │ │ adcseq ip, r4, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r8, r0, ror #3 │ │ │ │ │ ldrsbeq pc, [r3], #200 @ 0xc8 @ │ │ │ │ │ adceq sp, lr, r8, asr #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq ip, pc, r0, lsl #24 │ │ │ │ │ + adceq ip, pc, r8, lsr ip @ │ │ │ │ │ adceq sp, lr, r0, lsr #8 │ │ │ │ │ strhteq sp, [lr], r8 │ │ │ │ │ adceq sp, lr, r8, asr #7 │ │ │ │ │ adceq sp, lr, r8, lsr #9 │ │ │ │ │ ldrsbeq r2, [r4], #200 @ 0xc8 │ │ │ │ │ adceq sp, lr, r8, ror #8 │ │ │ │ │ adcseq sl, r3, r8, lsl lr │ │ │ │ │ @@ -964842,15 +964356,15 @@ │ │ │ │ │ adcseq ip, fp, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r7, r9, r0, lr │ │ │ │ │ adceq sp, lr, r0, asr #10 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r6, r7, r8, r0 │ │ │ │ │ - adceq r8, ip, r8, ror #20 │ │ │ │ │ + umlaleq r8, ip, r8, sl │ │ │ │ │ adceq sp, lr, r8, asr r4 │ │ │ │ │ adceq sp, lr, r8, asr r5 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq sp, [lr], r0 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @@ -964936,15 +964450,15 @@ │ │ │ │ │ adcseq fp, lr, r0, asr #11 │ │ │ │ │ strhteq sp, [lr], r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, lr, r0, ror #12 │ │ │ │ │ adcseq fp, lr, r8, asr #10 │ │ │ │ │ adceq sp, lr, r0, asr #13 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r4, ip, r0, lsr #8 │ │ │ │ │ + adceq r4, ip, r0, lsl #8 │ │ │ │ │ umlaleq sp, lr, r0, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ ldrdeq sp, [lr], r8 @ │ │ │ │ │ adceq sp, lr, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @@ -964952,15 +964466,15 @@ │ │ │ │ │ ldrdeq sp, [lr], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq r5, r8, r0, lsl #26 │ │ │ │ │ adcseq r7, r9, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq lr, [r3], #80 @ 0x50 │ │ │ │ │ - adcseq pc, r4, r0, asr #23 │ │ │ │ │ + ldrhteq pc, [r4], r0 @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #11 │ │ │ │ │ adceq sp, lr, r0, lsl r7 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sp, lr, r0, lsr #14 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ @@ -965012,15 +964526,15 @@ │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ adceq sp, lr, r0, asr #15 │ │ │ │ │ adcseq r4, lr, r0, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq sp, [r3], #80 @ 0x50 │ │ │ │ │ adceq sp, lr, r0, ror #17 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ - adceq fp, sp, r0, asr #9 │ │ │ │ │ + adceq fp, sp, r0, lsl r5 │ │ │ │ │ sbcseq r9, r4, r8, lsr #11 │ │ │ │ │ adceq sp, lr, r0, lsl #16 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r0, lsl #16 │ │ │ │ │ adceq sp, lr, r8, lsr #14 │ │ │ │ │ adcseq r4, lr, r0, lsl #16 │ │ │ │ │ @@ -965440,15 +964954,15 @@ │ │ │ │ │ sbcseq pc, r3, r0, ror r1 @ │ │ │ │ │ umlaleq sp, lr, r8, lr │ │ │ │ │ sbcseq pc, r3, r0, ror r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq pc, r3, r8, r1 @ │ │ │ │ │ adceq sp, lr, r8, lsr #29 │ │ │ │ │ smullseq pc, r3, r8, r1 @ │ │ │ │ │ - adceq r7, sp, r8, lsl #24 │ │ │ │ │ + adceq r7, sp, r8, lsl ip │ │ │ │ │ sbcseq pc, r3, r0, asr #3 │ │ │ │ │ strhteq sp, [lr], r8 │ │ │ │ │ sbcseq pc, r3, r0, asr #3 │ │ │ │ │ adceq r8, sp, r0, lsr #32 │ │ │ │ │ sbcseq pc, r3, r8, ror #3 │ │ │ │ │ adceq sp, lr, r8, asr #29 │ │ │ │ │ sbcseq pc, r3, r8, ror #3 │ │ │ │ │ @@ -967417,15 +966931,15 @@ │ │ │ │ │ adceq sl, lr, r0, asr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq pc, lr, r0, lsl #27 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ strhteq pc, [lr], r0 @ │ │ │ │ │ adceq pc, lr, r0, lsl fp @ │ │ │ │ │ adceq sl, lr, r0, lsr #11 │ │ │ │ │ - sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #6 │ │ │ │ │ umlaleq pc, lr, r8, sp @ │ │ │ │ │ sbcseq sp, r4, r0, lsr #30 │ │ │ │ │ adcseq r9, r6, r0, asr r4 │ │ │ │ │ ldrsbeq lr, [r4], #120 @ 0x78 │ │ │ │ │ adceq pc, lr, r8, lsr #27 │ │ │ │ │ sbcseq sp, r4, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -967576,15 +967090,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ adceq pc, lr, r8, ror sp @ │ │ │ │ │ adceq pc, lr, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq pc, lr, r0, asr #31 │ │ │ │ │ adceq lr, lr, r0, asr r8 │ │ │ │ │ adceq pc, lr, r0, lsr #27 │ │ │ │ │ - rscseq r8, pc, r0, lsl #23 │ │ │ │ │ + rscseq r0, pc, r0, lsl #23 │ │ │ │ │ adceq r1, pc, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r0, r8, lsr #22 │ │ │ │ │ adceq r0, pc, r8, lsl #1 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ @@ -967776,16 +967290,16 @@ │ │ │ │ │ adceq r0, pc, r0, ror #5 │ │ │ │ │ strhteq pc, [lr], r8 @ │ │ │ │ │ adceq pc, lr, r0, lsr #27 │ │ │ │ │ adceq r0, pc, r8, lsl r3 @ │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, pc, r8, lsl #6 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - umlalseq r0, r0, r8, lr @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + adcseq r0, r0, r0, lsr pc │ │ │ │ │ adceq r0, pc, r0, lsr r3 @ │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ │ adceq r0, pc, r0, asr #6 │ │ │ │ │ sbcseq sp, r4, r0, asr r0 │ │ │ │ │ adceq r0, pc, r0, asr r3 @ │ │ │ │ │ @@ -968636,15 +968150,15 @@ │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adceq r1, pc, r0, lsr #2 │ │ │ │ │ sbcseq r0, r5, r8, lsl #3 │ │ │ │ │ adceq r1, pc, r0, lsl r1 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r1, pc, r0, lsr #1 │ │ │ │ │ ldrsheq r8, [r4], #48 @ 0x30 │ │ │ │ │ - adceq fp, sp, r0, ror #21 │ │ │ │ │ + adceq fp, sp, r0, asr #21 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r8, [r4], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @@ -968856,15 +968370,15 @@ │ │ │ │ │ ldrdeq r1, [pc], r0 @ │ │ │ │ │ strdeq r1, [pc], r0 @ │ │ │ │ │ ldrsbeq r2, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ adceq r1, pc, r0, lsl #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - strdeq r8, [ip], r0 @ │ │ │ │ │ + adceq r8, ip, r8, lsr #26 │ │ │ │ │ adceq r1, pc, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r4, r8, lsr #13 │ │ │ │ │ adceq r1, pc, r0, lsr #8 │ │ │ │ │ ldrsheq r0, [r5], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, asr #7 │ │ │ │ │ @@ -968875,15 +968389,15 @@ │ │ │ │ │ adceq r1, pc, r0, lsr #9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r1, pc, r0, asr r4 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adceq r1, pc, r8, asr #8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r0, ror #14 │ │ │ │ │ + sbceq r0, r2, r8, lsl #15 │ │ │ │ │ adceq r1, pc, r8, asr r4 @ │ │ │ │ │ adceq r1, pc, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r4], #72 @ 0x48 │ │ │ │ │ ldrsbteq r8, [r7], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq pc, lr, r8, ip @ │ │ │ │ │ @@ -969094,15 +968608,15 @@ │ │ │ │ │ sbcseq ip, r4, r8, ror #13 │ │ │ │ │ adceq r1, pc, r8, lsr #17 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ strhteq r1, [pc], r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r3, r0, lsr #27 │ │ │ │ │ - adcseq r7, r5, r8, lsl sl │ │ │ │ │ + adcseq r7, r5, r8, asr #20 │ │ │ │ │ adcseq fp, lr, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, pc, r8, lsr r4 @ │ │ │ │ │ adceq r1, pc, r0, lsr #16 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adceq r1, pc, r8, asr #15 │ │ │ │ │ sbcseq sl, r4, r8, lsl #10 │ │ │ │ │ @@ -969203,15 +968717,15 @@ │ │ │ │ │ adceq r1, pc, r8, lsr #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r1, pc, r8, ror #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq ip, ip, r0, lsr #3 │ │ │ │ │ rscseq r2, sl, r8, asr sl │ │ │ │ │ adceq r1, pc, r8, asr #18 │ │ │ │ │ - sbceq r0, r2, r0, ror #14 │ │ │ │ │ + sbceq r0, r2, r8, lsl #15 │ │ │ │ │ adceq r1, pc, r0, ror #19 │ │ │ │ │ sbceq r7, r0, r0, lsr #22 │ │ │ │ │ strdeq r1, [pc], r0 @ │ │ │ │ │ adceq r1, pc, r8, asr r7 @ │ │ │ │ │ strhteq r1, [pc], r8 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ adcseq r2, r5, r0, asr #4 │ │ │ │ │ @@ -969615,15 +969129,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adceq r1, pc, r0, ror #31 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrdeq r1, [pc], r8 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ adceq r1, pc, r8, ror #31 │ │ │ │ │ ldrdeq r1, [pc], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r8, asr r5 │ │ │ │ │ adceq r2, pc, r0, ror #8 │ │ │ │ │ sbcseq r2, r7, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -969954,15 +969468,15 @@ │ │ │ │ │ sbcseq r7, r5, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ strdeq r2, [pc], r0 @ │ │ │ │ │ smullseq r2, r7, r0, lr │ │ │ │ │ adceq r2, pc, r8, lsr #10 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r2, r6, r0, ror #8 │ │ │ │ │ + adcseq r2, r6, r0, asr #9 │ │ │ │ │ sbcseq sp, r3, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, pc, r8, asr #31 │ │ │ │ │ adceq r2, pc, r8, lsl #11 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adceq r2, pc, r8, lsr r5 @ │ │ │ │ │ sbcseq fp, r4, r8, lsr #11 │ │ │ │ │ @@ -970063,15 +969577,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r6, r7, r8, r3 │ │ │ │ │ adceq r2, pc, r0, lsl #13 │ │ │ │ │ adcseq r4, lr, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq ip, [fp], r0 │ │ │ │ │ strdeq r2, [pc], r8 @ │ │ │ │ │ - sbceq r5, r0, r8, asr #7 │ │ │ │ │ + strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ adceq r2, pc, r8, ror #13 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, pc, r0, ror #13 │ │ │ │ │ adceq r2, pc, r0, ror r6 @ │ │ │ │ │ @@ -970084,15 +969598,15 @@ │ │ │ │ │ umlaleq r2, pc, r0, r5 @ │ │ │ │ │ adceq r2, pc, r0, lsr r5 @ │ │ │ │ │ adceq r2, pc, r0, lsl #14 │ │ │ │ │ adceq r2, pc, r0, lsr r7 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r2, [r4], #120 @ 0x78 │ │ │ │ │ - adcseq sp, r0, r0, ror #28 │ │ │ │ │ + adcseq sp, r0, r8, lsl #29 │ │ │ │ │ strhteq r2, [pc], r0 │ │ │ │ │ adceq r2, pc, r0, asr #14 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adceq r2, pc, r0, lsr #14 │ │ │ │ │ adceq r2, pc, r0, ror r4 @ │ │ │ │ │ adcseq r8, r7, r8, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -970175,15 +969689,15 @@ │ │ │ │ │ umlaleq r2, pc, r8, r8 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adceq r2, pc, r0, ror r8 @ │ │ │ │ │ adcseq r4, lr, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, asr #22 │ │ │ │ │ adceq r2, pc, r0, asr #16 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ adcseq sl, r6, r0, lsl #29 │ │ │ │ │ smullseq r2, r7, r8, pc @ │ │ │ │ │ adcseq lr, r6, r0, asr #16 │ │ │ │ │ sbcseq r7, r5, r8, asr r0 │ │ │ │ │ adcseq ip, r9, r8, ror #17 │ │ │ │ │ sbcseq sp, r4, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -970269,15 +969783,15 @@ │ │ │ │ │ strdeq r2, [pc], r0 @ │ │ │ │ │ sbcseq r9, r4, r0, asr #23 │ │ │ │ │ strdeq r2, [pc], r8 @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #21 │ │ │ │ │ adceq r2, pc, r0, lsl sl @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq ip, pc, r0, asr #28 │ │ │ │ │ + adcseq ip, pc, r8, ror #28 │ │ │ │ │ adceq r2, pc, r0, lsr #20 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #21 │ │ │ │ │ adceq r2, pc, r0, lsr sl @ │ │ │ │ │ ldrheq r9, [r4], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -971247,15 +970761,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, r7, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ adceq r3, pc, r8, lsl #19 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, lsl ip │ │ │ │ │ + sbceq r5, r0, r8, lsr ip │ │ │ │ │ adceq r3, pc, r8, ror #18 │ │ │ │ │ adceq r3, pc, r8, asr r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ sbceq r5, r3, r0, lsr #22 │ │ │ │ │ adceq r3, pc, r0, lsl #19 │ │ │ │ │ @@ -974422,15 +973936,15 @@ │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ adceq r6, pc, r8, ror #21 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrdeq r6, [pc], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r6, pc, r0, lsl #22 │ │ │ │ │ adceq r5, pc, r8, lsl #6 │ │ │ │ │ - strdeq sl, [sp], r0 @ │ │ │ │ │ + adceq sl, sp, r0, lsl lr │ │ │ │ │ sbcseq pc, r3, r8, lsl #15 │ │ │ │ │ adceq r6, pc, r8, asr #22 │ │ │ │ │ sbcseq r6, r4, r0, lsr fp │ │ │ │ │ adceq r6, pc, r0, lsl fp @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq r6, pc, r0, ror #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -975928,15 +975442,15 @@ │ │ │ │ │ sbcseq r0, r4, r8, lsl #6 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r7, [fp], #-208 @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adceq r0, fp, r0, asr #18 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ adceq fp, r7, r8, lsr r7 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -976655,15 +976169,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r8, r0, lsr fp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq r7, r2, r0, lsr #12 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrdeq r5, [r9], r0 @ │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ @@ -977397,15 +976911,15 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ adceq r9, pc, r8, lsl #19 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r9, pc, r0, ror r9 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq fp, r6, r8, lsl r2 │ │ │ │ │ + adcseq fp, r6, r8, lsr #4 │ │ │ │ │ adcseq lr, r3, r8, lsl #5 │ │ │ │ │ adceq r9, pc, r0, lsr #19 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq r9, pc, r0, lsl #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strhteq r9, [pc], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -977775,19 +977289,19 @@ │ │ │ │ │ adcseq lr, r3, r0, lsr #7 │ │ │ │ │ adceq r9, pc, r0, ror pc @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrshteq r4, [r5], r0 │ │ │ │ │ adcseq lr, r3, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ - adcseq r4, r5, r0, lsr sl │ │ │ │ │ + adcseq r4, r5, r0, asr #20 │ │ │ │ │ ldrshteq lr, [r3], r0 │ │ │ │ │ umlaleq r9, pc, r0, pc @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r4, r5, r0, lsl #23 │ │ │ │ │ + adcseq r4, r5, r0, ror fp │ │ │ │ │ adcseq lr, r3, r8, lsl r4 │ │ │ │ │ adceq r9, pc, r0, ror #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r0, asr #8 │ │ │ │ │ strhteq r9, [pc], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -977879,15 +977393,15 @@ │ │ │ │ │ adcseq lr, r3, r8, ror #13 │ │ │ │ │ ldrdeq sl, [pc], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r9, sp, r0, lsr #13 │ │ │ │ │ adcseq lr, r3, r0, lsl r7 │ │ │ │ │ adceq sl, pc, r0, lsr #2 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - ldrshteq r2, [r5], r0 │ │ │ │ │ + adcseq r2, r5, r0, asr #7 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ strdeq sl, [pc], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r0, ror #14 │ │ │ │ │ adceq sl, pc, r0, asr #2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -977971,23 +977485,23 @@ │ │ │ │ │ adcseq lr, r3, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r0, lsl #21 │ │ │ │ │ umlaleq sl, pc, r0, r2 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq sl, pc, r8, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, lsr #21 │ │ │ │ │ adceq sl, pc, r0, ror #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sl, pc, r0, lsr #5 │ │ │ │ │ addeq ip, r4, r0, lsl r2 │ │ │ │ │ adceq sl, pc, r8, lsl r0 @ │ │ │ │ │ adceq sl, pc, r8, asr r2 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, lsl #2 │ │ │ │ │ ldrsbteq lr, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sl, pc, r0, asr #5 │ │ │ │ │ strhteq sl, [pc], r0 │ │ │ │ │ ldrdeq sl, [pc], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -977997,15 +977511,15 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, r7, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adceq sl, pc, r0, lsl #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r9, r0, r0, lsr r0 │ │ │ │ │ + adcseq r9, r0, r0, asr #32 │ │ │ │ │ adcseq lr, r3, r0, lsr #22 │ │ │ │ │ adceq sl, pc, r8, lsl #6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r1, r7, r0, asr r0 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ @@ -978041,25 +977555,25 @@ │ │ │ │ │ adcseq lr, r3, r0, ror #24 │ │ │ │ │ umlaleq sl, pc, r8, r3 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, lsl #25 │ │ │ │ │ adceq sl, pc, r8, ror #6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq fp, [r6], r8 │ │ │ │ │ ldrhteq lr, [r3], r0 │ │ │ │ │ adceq sl, pc, r0, asr #7 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r9, r1, r8, lsl #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq lr, [r3], r8 │ │ │ │ │ adceq sl, pc, r8, lsr r5 @ │ │ │ │ │ adcseq fp, r2, r8, lsr r4 │ │ │ │ │ adceq sl, pc, r8, lsl #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrshteq fp, [r6], r8 │ │ │ │ │ + adcseq r9, r1, r8, lsl #31 │ │ │ │ │ adcseq lr, r3, r0, lsl #26 │ │ │ │ │ adceq sl, pc, r0, ror #7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ @@ -978169,15 +977683,15 @@ │ │ │ │ │ adcseq pc, r3, r8, lsr #1 │ │ │ │ │ adceq sl, pc, r8, lsl r5 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [r3], r0 @ │ │ │ │ │ adceq sl, pc, r8, lsr #11 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, pc, r8, lsl #5 │ │ │ │ │ + adceq sl, pc, r8, lsr #5 │ │ │ │ │ ldrshteq pc, [r3], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ adceq r9, sp, r8, lsr #28 │ │ │ │ │ adcseq pc, r3, r0, lsr #2 │ │ │ │ │ adceq sl, pc, r8, asr #11 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -978221,37 +977735,37 @@ │ │ │ │ │ ldrhteq pc, [r3], r0 @ │ │ │ │ │ adceq sl, pc, r8, ror #12 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r3, r5, r0, lsl r9 │ │ │ │ │ ldrsbteq pc, [r3], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r0, r8, asr r1 │ │ │ │ │ adcseq pc, r3, r0, lsl #6 │ │ │ │ │ adceq sl, pc, r8, lsl #13 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq ip, r0, r8, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r3, r8, lsr #6 │ │ │ │ │ adceq sl, pc, r8, asr r6 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r4, r8, ror #13 │ │ │ │ │ adceq sl, pc, r8, lsr #13 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r4, r0, ror #14 │ │ │ │ │ adceq sl, pc, r8, ror r6 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r0, r2, r0, lsl lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r4, r8, lsl #15 │ │ │ │ │ ldrdeq sl, [pc], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq sl, pc, r0, ror #16 │ │ │ │ │ adcseq fp, r2, r8, ror r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r2, r0, lsl lr │ │ │ │ │ ldrhteq r0, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [r4], r8 │ │ │ │ │ strdeq sl, [pc], r0 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -978349,15 +977863,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r4], r8 │ │ │ │ │ adceq sl, pc, r0, asr #19 │ │ │ │ │ ldrshteq fp, [r2], r8 │ │ │ │ │ adceq sl, pc, r8, ror r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adceq sl, pc, r0, lsl #13 │ │ │ │ │ + adceq sl, pc, r0, ror r6 @ │ │ │ │ │ adcseq r0, r4, r0, lsr #22 │ │ │ │ │ adceq sl, pc, r0, asr #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq ip, sp, r0, asr #15 │ │ │ │ │ adcseq r0, r4, r8, asr #22 │ │ │ │ │ umlaleq sl, pc, r8, r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -978373,19 +977887,19 @@ │ │ │ │ │ adcseq r0, r4, r0, asr #23 │ │ │ │ │ adceq sl, pc, r8, lsl #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r4, r8, ror #23 │ │ │ │ │ ldrdeq sl, [pc], r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r1, r2, r8, asr sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r4, r0, lsl ip │ │ │ │ │ adceq sl, pc, r8, lsr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r8, asr sp │ │ │ │ │ adcseq r0, r4, r8, lsr ip │ │ │ │ │ strdeq sl, [pc], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r4, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ @@ -978479,19 +977993,19 @@ │ │ │ │ │ adcseq r0, r4, r8, asr pc │ │ │ │ │ adceq sl, pc, r8, ror #20 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, r7, r8, lsr #20 │ │ │ │ │ adceq sl, pc, r0, lsl #21 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r2, r5, r0, lsr #12 │ │ │ │ │ + ldrsbteq ip, [r7], r0 │ │ │ │ │ adcseq r0, r4, r0, lsl #31 │ │ │ │ │ adceq sl, pc, r8, lsl sl @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrsbteq ip, [r7], r0 │ │ │ │ │ + adcseq r2, r5, r0, lsr #12 │ │ │ │ │ adcseq r0, r4, r8, lsr #31 │ │ │ │ │ adceq sl, pc, r0, lsr #21 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [r4], r0 │ │ │ │ │ adceq sl, pc, r0, ror sl @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -978519,27 +978033,27 @@ │ │ │ │ │ ldrsbteq r1, [r4], r0 │ │ │ │ │ ldrdeq sl, [pc], r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r1, [r4], r8 │ │ │ │ │ adceq sl, pc, r0, lsr #22 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r1, r0, lsr #21 │ │ │ │ │ + ldrhteq r9, [r1], r0 │ │ │ │ │ adcseq r1, r4, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, asr #2 │ │ │ │ │ adceq sl, pc, r0, asr #22 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq pc, r4, r0, ror pc @ │ │ │ │ │ adcseq r1, r4, r0, ror r1 │ │ │ │ │ adceq sl, pc, r0, lsl fp @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq pc, r4, r0, ror pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r1, r4, r8, r1 │ │ │ │ │ adceq sl, pc, r0, ror #22 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r0, asr #3 │ │ │ │ │ adceq sl, pc, r0, lsr fp @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -978565,27 +978079,27 @@ │ │ │ │ │ adcseq r1, r4, r8, lsl #5 │ │ │ │ │ adceq sl, pc, r8, asr #23 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq r2, lr, r0, lsl fp │ │ │ │ │ ldrhteq r1, [r4], r0 │ │ │ │ │ umlaleq sl, pc, r8, fp @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrdeq sl, [pc], r0 @ │ │ │ │ │ + adceq sl, pc, r0, ror #17 │ │ │ │ │ ldrsbteq r1, [r4], r8 │ │ │ │ │ adceq sl, pc, r8, ror #23 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrsbteq r1, [r2], r0 │ │ │ │ │ + umlalseq r1, r2, r0, r3 │ │ │ │ │ adcseq r1, r4, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, lsr #6 │ │ │ │ │ adceq sl, pc, r0, lsl ip @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq fp, sp, r0, asr #6 │ │ │ │ │ + adceq fp, sp, r8, lsr #6 │ │ │ │ │ adcseq r1, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umullseq r2, pc, r0, r2 @ │ │ │ │ │ ldrdeq sl, [pc], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r5, r2, r8, ror #28 │ │ │ │ │ adcseq r1, r4, r8, ror r3 │ │ │ │ │ @@ -978605,15 +978119,15 @@ │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ adceq sl, pc, r8, ror ip @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq sl, pc, r8, ror #24 │ │ │ │ │ addseq r0, sp, r0, lsr pc │ │ │ │ │ adceq r2, r5, r8, lsr #19 │ │ │ │ │ addeq r2, r0, r0, ror #24 │ │ │ │ │ - adcseq r1, r5, r0, ror #16 │ │ │ │ │ + adcseq r1, r5, r0, asr r8 │ │ │ │ │ adcseq r1, r4, r8, lsl r4 │ │ │ │ │ adceq sl, pc, r8, lsr ip @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, pc, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r0, asr #8 │ │ │ │ │ @@ -978681,15 +978195,15 @@ │ │ │ │ │ ldrshteq r1, [r4], r8 │ │ │ │ │ umlaleq sl, pc, r8, sp @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r0, lsr #12 │ │ │ │ │ adceq sl, pc, r8, ror #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq ip, r0, r0, lsl r1 │ │ │ │ │ + adcseq ip, r0, r0, lsl #2 │ │ │ │ │ adcseq r1, r4, r8, asr #12 │ │ │ │ │ strhteq sl, [pc], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq sl, r7, r0, lsr #27 │ │ │ │ │ adcseq r1, r4, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ @@ -978703,27 +978217,27 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, ror #13 │ │ │ │ │ strdeq sl, [pc], r0 @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq sl, pc, r8, asr #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r2, r5, r0, lsr #11 │ │ │ │ │ adcseq r1, r4, r0, lsl r7 │ │ │ │ │ adceq sl, pc, r0, lsl lr @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r2, r5, r0, lsr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r2, r8, asr #16 │ │ │ │ │ adcseq r1, r4, r0, ror #14 │ │ │ │ │ adceq sl, pc, r0, lsr lr @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r2, r8, asr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, lsl #15 │ │ │ │ │ adceq sl, pc, r0, lsl #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umullseq r2, pc, r0, r2 @ │ │ │ │ │ adceq sl, pc, r8, lsr lr @ │ │ │ │ │ adceq ip, lr, r8, lsr #26 │ │ │ │ │ @@ -984882,25 +984396,25 @@ │ │ │ │ │ adceq r2, lr, r0, asr ip │ │ │ │ │ adcseq r0, r0, r8, lsl #29 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r0, r0, r0, ror lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq r0, [r0], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ + adcseq r0, r0, r0, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r0, pc, r0, lsr #6 │ │ │ │ │ umlalseq r0, r0, r8, lr @ │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ adcseq r0, r0, r0, lsr #29 │ │ │ │ │ - cmpeq r4, r8, lsl r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ adcseq r0, r0, r8, lsr #29 │ │ │ │ │ + cmpeq r4, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r1, ip, r0, lsl #30 │ │ │ │ │ - ldrhteq r0, [r0], r8 │ │ │ │ │ + ldrhteq r0, [r0], r0 │ │ │ │ │ + adceq r1, ip, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r0, lsr #27 │ │ │ │ │ adcseq r0, r0, r0, asr #29 │ │ │ │ │ cmpeq r4, r8, lsl r4 │ │ │ │ │ adcseq r0, r0, r0, lsl #29 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r0, r0, r0, ror #29 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -985532,15 +985046,15 @@ │ │ │ │ │ sbceq sl, r3, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, lsl #30 │ │ │ │ │ adcseq r1, r0, r8, lsl #17 │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ adcseq r1, r0, r8, asr #17 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ - adceq fp, sp, r0, lsl r5 │ │ │ │ │ + adceq fp, sp, r0, asr #9 │ │ │ │ │ sbceq r8, r3, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r0, asr #14 │ │ │ │ │ ldrsbteq r1, [r0], r8 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, pc, r8, lsr #11 │ │ │ │ │ @@ -992026,15 +991540,15 @@ │ │ │ │ │ sbceq r3, r0, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr pc │ │ │ │ │ adcseq r7, r0, r0, asr #28 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq fp, [r6], r8 │ │ │ │ │ + adcseq fp, r6, r8, lsr #21 │ │ │ │ │ sbceq r3, r0, r0, lsl #31 │ │ │ │ │ adcseq r7, r0, r0, lsl lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, lsr #31 │ │ │ │ │ adcseq r7, r0, r0, ror #28 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -992076,15 +991590,15 @@ │ │ │ │ │ sbceq r4, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, asr #2 │ │ │ │ │ adcseq r7, r0, r8, lsl #30 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r1, r0, lsr r2 │ │ │ │ │ + adcseq r9, r1, r0, asr #4 │ │ │ │ │ sbceq r4, r0, r0, ror r1 │ │ │ │ │ ldrsbteq r7, [r0], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq ip, r6, r8, asr #25 │ │ │ │ │ smulleq r4, r0, r8, r1 │ │ │ │ │ adcseq r7, r0, r0, lsr #30 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -992138,21 +991652,21 @@ │ │ │ │ │ sbceq r4, r0, r0, asr r3 │ │ │ │ │ ldrhteq r7, [r0], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, ror r3 │ │ │ │ │ adcseq r8, r0, r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r2, r5, r8, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, lsr #7 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adcseq r9, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r2, [r5], r8 │ │ │ │ │ sbceq r4, r0, r8, asr #7 │ │ │ │ │ adcseq r8, r0, r0, lsr #32 │ │ │ │ │ addeq ip, r4, r8, ror #3 │ │ │ │ │ umlaleq r5, sp, r8, r8 │ │ │ │ │ ldrsbteq r7, [r0], r0 │ │ │ │ │ adcseq r8, r0, r0, rrx │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -992178,29 +991692,29 @@ │ │ │ │ │ sbceq r4, r0, r0, asr #8 │ │ │ │ │ adcseq r8, r0, r8, lsr #32 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, ror #8 │ │ │ │ │ adcseq r8, r0, r0, lsr #1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, sp, r8, asr #19 │ │ │ │ │ + adceq sl, sp, r8, ror #19 │ │ │ │ │ smulleq r4, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ ldrhteq r8, [r0], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r4, [r0], #72 @ 0x48 │ │ │ │ │ umlalseq r8, r0, r0, r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, ror #9 │ │ │ │ │ ldrsbteq r8, [r0], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - ldrhteq r1, [r2], r8 │ │ │ │ │ + adcseq r1, r2, r8, lsr #29 │ │ │ │ │ sbceq r4, r0, r8, lsl #10 │ │ │ │ │ adcseq r8, r0, r8, lsr #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrshteq r8, [r0], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ strhteq r9, [sp], r0 │ │ │ │ │ sbceq r4, r0, r0, lsr r5 │ │ │ │ │ @@ -992336,23 +991850,23 @@ │ │ │ │ │ smulleq r4, r0, r0, r9 │ │ │ │ │ adcseq r8, r0, r8, lsl #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r4, [r0], #152 @ 0x98 │ │ │ │ │ adcseq r8, r0, r8, lsl r3 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sl, r7, r0, lsl #7 │ │ │ │ │ sbceq r4, r0, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, lsl #20 │ │ │ │ │ adcseq r8, r0, r8, lsr r3 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r7, r0, lsl #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, lsr sl │ │ │ │ │ adcseq r8, r0, r8, lsl #6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, asr sl │ │ │ │ │ adcseq r8, r0, r8, asr r3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -992388,19 +991902,19 @@ │ │ │ │ │ smulleq r4, r0, r8, fp │ │ │ │ │ ldrsbteq r8, [r0], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - ldrsbteq lr, [r9], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, ror #23 │ │ │ │ │ ldrshteq r8, [r0], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq lr, [r9], r0 │ │ │ │ │ sbceq r4, r0, r0, lsl ip │ │ │ │ │ adcseq r8, r0, r8, asr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, lsr ip │ │ │ │ │ adcseq r8, r0, r8, lsl r4 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -992420,15 +991934,15 @@ │ │ │ │ │ ldrdeq r4, [r0], #200 @ 0xc8 │ │ │ │ │ adcseq r8, r0, r8, asr r4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, lsl #26 │ │ │ │ │ adcseq r8, r0, r8, lsr #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r2, lr, r0, ror #10 │ │ │ │ │ + adceq r2, lr, r0, ror r5 │ │ │ │ │ sbceq r4, r0, r8, lsr #26 │ │ │ │ │ adcseq r8, r0, r8, ror r4 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, asr sp │ │ │ │ │ adcseq r8, r0, r8, asr #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -992448,19 +991962,19 @@ │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq r8, r0, r8, lsl #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, lsl lr │ │ │ │ │ ldrsbteq r8, [r0], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - umlalseq r5, r7, r8, pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, asr #28 │ │ │ │ │ adcseq r8, r0, r8, lsr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq r5, r7, r8, pc @ │ │ │ │ │ sbceq r4, r0, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r0, asr #5 │ │ │ │ │ adcseq r8, r0, r0, lsl #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r4, r0, r0, lr │ │ │ │ │ @@ -992560,19 +992074,19 @@ │ │ │ │ │ smulleq r5, r0, r8, r1 │ │ │ │ │ adcseq r8, r0, r8, asr #12 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, asr #3 │ │ │ │ │ umlalseq r8, r0, r8, r6 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq ip, r1, r0, ror #14 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, ror #3 │ │ │ │ │ adcseq r8, r0, r8, ror #12 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r1, r0, ror #14 │ │ │ │ │ sbceq r5, r0, r0, lsl r2 │ │ │ │ │ ldrhteq r8, [r0], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -992610,19 +992124,19 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, r0, r0, asr r7 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr #7 │ │ │ │ │ adcseq r8, r0, r8, lsr #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r2, r5, r0, asr #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, asr #7 │ │ │ │ │ adcseq r8, r0, r0, ror r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r2, r5, r0, asr #12 │ │ │ │ │ strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq r8, r0, r8, ror #9 │ │ │ │ │ adcseq r8, r0, r0, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsl r4 │ │ │ │ │ @@ -992712,15 +992226,15 @@ │ │ │ │ │ sbceq r5, r0, r8, ror #13 │ │ │ │ │ adcseq r8, r0, r8, ror #17 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsl r7 │ │ │ │ │ ldrhteq r8, [r0], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrshteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, lsl #20 │ │ │ │ │ sbceq r5, r0, r8, lsr r7 │ │ │ │ │ adcseq r8, r0, r8, lsl #18 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adceq fp, sp, r0, asr #14 │ │ │ │ │ sbceq r5, r0, r0, ror #14 │ │ │ │ │ ldrsbteq r8, [r0], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -992834,15 +992348,15 @@ │ │ │ │ │ strdeq r5, [r0], #168 @ 0xa8 │ │ │ │ │ ldrsbteq r8, [r0], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr #22 │ │ │ │ │ adcseq r8, r0, r0, lsr #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r2, r5, r0, lsl #21 │ │ │ │ │ + umlalseq r2, r5, r0, sl │ │ │ │ │ sbceq r5, r0, r8, asr #22 │ │ │ │ │ ldrshteq r8, [r0], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq lr, r4, r8, lsr r2 │ │ │ │ │ sbceq r5, r0, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -992856,19 +992370,19 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, ror #23 │ │ │ │ │ adcseq r8, r0, r8, lsr #22 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r8, r0, r0, lsl #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrsbteq sp, [r8], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsl ip │ │ │ │ │ adcseq r8, r0, r8, asr #22 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq sp, [r8], r0 │ │ │ │ │ sbceq r5, r0, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq r9, r6, r0, lsr #13 │ │ │ │ │ sbceq r5, r0, r0, ror #24 │ │ │ │ │ adcseq r8, r0, r8, ror #22 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -992936,25 +992450,25 @@ │ │ │ │ │ sbceq r5, r0, r0, ror #29 │ │ │ │ │ adcseq r8, r0, r8, ror #24 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r1, r2, r8, lsr #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr pc │ │ │ │ │ umlalseq r8, r0, r0, ip │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlalseq r4, r5, r0, r6 │ │ │ │ │ + adcseq r4, r5, r0, lsl #13 │ │ │ │ │ sbceq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r8, [r0], r8 │ │ │ │ │ adcseq r8, r0, r0, ror #20 │ │ │ │ │ adcseq r8, r0, r8, asr ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r8, lsr #7 │ │ │ │ │ sbceq r5, r0, r0, lsl #31 │ │ │ │ │ ldrhteq r8, [r0], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrshteq r0, [r8], r8 │ │ │ │ │ sbceq r5, r0, r8, lsr #31 │ │ │ │ │ adcseq r8, r0, r8, ror ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -992992,27 +992506,27 @@ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r0, r0, lsl sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, r0, r8, asr sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r0, lsr #14 │ │ │ │ │ ldrdeq r6, [r0], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq fp, r6, r0, lsr #14 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r0], #8 │ │ │ │ │ adcseq r8, r0, r8, ror sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r8, ror #31 │ │ │ │ │ sbceq r6, r0, r0, lsr #2 │ │ │ │ │ adcseq r8, r0, r8, asr #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq fp, r6, r8, ror #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, asr #2 │ │ │ │ │ umlalseq r8, r0, r8, sp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq sp, sl, r8, lsr #19 │ │ │ │ │ sbceq r6, r0, r0, ror r1 │ │ │ │ │ adcseq r8, r0, r8, ror #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -993072,15 +992586,15 @@ │ │ │ │ │ sbceq r6, r0, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ ldrshteq fp, [r6], r0 │ │ │ │ │ sbceq r6, r0, r8, asr #7 │ │ │ │ │ umlalseq r8, r0, r8, lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r5, sp, r0, lsr #25 │ │ │ │ │ + adceq r5, sp, r0, asr #25 │ │ │ │ │ strdeq r6, [r0], #48 @ 0x30 │ │ │ │ │ adcseq r8, r0, r8, ror #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, lsl r4 │ │ │ │ │ ldrhteq r8, [r0], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -993088,19 +992602,19 @@ │ │ │ │ │ sbceq r6, r0, r0, asr #8 │ │ │ │ │ adcseq r8, r0, r8, lsl #29 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, ror #8 │ │ │ │ │ ldrsbteq r8, [r0], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sl, r0, r0, asr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sl, r0, r0, asr r4 │ │ │ │ │ strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ ldrshteq r8, [r0], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, ror #9 │ │ │ │ │ adcseq r8, r0, r8, asr #29 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -993240,15 +992754,15 @@ │ │ │ │ │ sbceq r6, r0, r8, ror #18 │ │ │ │ │ adcseq r9, r0, r8, lsr #2 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r1, r2, r0, lsl r0 │ │ │ │ │ smulleq r6, r0, r0, r9 │ │ │ │ │ ldrshteq r9, [r0], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq fp, r6, r0, lsr lr │ │ │ │ │ + adcseq fp, r6, r0, lsr #28 │ │ │ │ │ strheq r6, [r0], #152 @ 0x98 │ │ │ │ │ adcseq r9, r0, r8, asr #2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -993306,15 +992820,15 @@ │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, ror fp │ │ │ │ │ adcseq r9, r0, r0, asr #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - strhteq sl, [sp], r0 │ │ │ │ │ + adceq sl, sp, r0, asr #9 │ │ │ │ │ smulleq r6, r0, r8, fp │ │ │ │ │ adcseq r9, r0, r0, asr r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r0, sp, r0, asr #29 │ │ │ │ │ sbceq r6, r0, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -993330,23 +992844,23 @@ │ │ │ │ │ sbceq r6, r0, r8, lsr ip │ │ │ │ │ umlalseq r9, r0, r0, r2 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, ror #24 │ │ │ │ │ adcseq r9, r0, r0, ror #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r6, r1, r0, ror #9 │ │ │ │ │ sbceq r6, r0, r8, lsl #25 │ │ │ │ │ ldrhteq r9, [r0], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r5, r2, r0, asr ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r6, r1, r0, ror #9 │ │ │ │ │ + adcseq r5, r2, r0, asr ip │ │ │ │ │ ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ ldrsbteq r9, [r0], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, lsl #26 │ │ │ │ │ adcseq r9, r0, r0, lsr #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -993394,19 +992908,19 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq sl, pc, r0, ror sp @ │ │ │ │ │ strheq r6, [r0], #232 @ 0xe8 │ │ │ │ │ adcseq r9, r0, r8, asr r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r0, r0, lsr #7 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - ldrshteq ip, [r6], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, ror #29 │ │ │ │ │ adcseq r9, r0, r8, ror r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq ip, [r6], r0 │ │ │ │ │ sbceq r6, r0, r8, lsl #30 │ │ │ │ │ adcseq r9, r0, r0, asr #7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -993580,19 +993094,19 @@ │ │ │ │ │ sbceq r7, r0, r0, lsr r5 │ │ │ │ │ adcseq r9, r0, r8, lsr r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, asr r5 │ │ │ │ │ adcseq r9, r0, r8, lsl #13 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r5, sp, r0, asr #25 │ │ │ │ │ + adceq r5, sp, r0, lsr #25 │ │ │ │ │ sbceq r7, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq r9, sp, r0, asr #19 │ │ │ │ │ + adceq r9, sp, r8, ror #19 │ │ │ │ │ sbceq r7, r0, r8, lsr #11 │ │ │ │ │ ldrhteq r9, [r0], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r8, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r0], #80 @ 0x50 │ │ │ │ │ @@ -993602,15 +993116,15 @@ │ │ │ │ │ strdeq r7, [r0], #88 @ 0x58 │ │ │ │ │ ldrsbteq r9, [r0], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r9, r6, r8, lsl #6 │ │ │ │ │ sbceq r7, r0, r0, lsr #12 │ │ │ │ │ umlalseq r9, r0, r8, r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r3, r5, r0, lsl sp │ │ │ │ │ + adcseq r3, r5, r0, lsl #26 │ │ │ │ │ sbceq r7, r0, r8, asr #12 │ │ │ │ │ adcseq r9, r0, r8, ror #13 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ adceq sl, sp, r0, asr r9 │ │ │ │ │ adcseq r9, r0, r0, lsr r9 │ │ │ │ │ adcseq r9, r0, r0, lsr #14 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -993652,19 +993166,19 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq pc, r4, r0, lsl fp @ │ │ │ │ │ sbceq r7, r0, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq r9, r0, r8, lsr #15 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sp, r4, r8, lsr fp │ │ │ │ │ + adcseq sp, r4, r8, asr #22 │ │ │ │ │ sbceq r7, r0, r8, lsl #15 │ │ │ │ │ adcseq r9, r0, r0, lsl #15 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r3, r5, r8, asr r0 │ │ │ │ │ + adcseq r3, r5, r8, rrx │ │ │ │ │ strheq r7, [r0], #112 @ 0x70 │ │ │ │ │ adcseq r9, r0, r8, asr #15 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r0], #120 @ 0x78 │ │ │ │ │ umlalseq r9, r0, r8, r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -993850,19 +993364,19 @@ │ │ │ │ │ sbceq r7, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r0, asr #28 │ │ │ │ │ adcseq r9, r0, r0, asr #21 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r0, sp, r0, lsl sl │ │ │ │ │ sbceq r7, r0, r8, ror #28 │ │ │ │ │ umlalseq r9, r0, r0, sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq r0, sp, r0, lsl sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r7, r0, r0, lr │ │ │ │ │ adcseq r9, r0, r0, ror #21 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r7, [r0], #232 @ 0xe8 │ │ │ │ │ ldrhteq r9, [r0], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -994060,15 +993574,15 @@ │ │ │ │ │ adcseq r9, r0, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r8, lsr ip │ │ │ │ │ adcseq ip, r6, r8, ror #28 │ │ │ │ │ smulleq r8, r0, r8, r1 │ │ │ │ │ ldrsbteq r9, [r0], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r4, r5, r8, lsr #7 │ │ │ │ │ + adcseq r4, r5, r8, lsl #7 │ │ │ │ │ sbceq r8, r0, r0, asr #3 │ │ │ │ │ adcseq r9, r0, r8, lsl lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq sl, r0, r8, asr #1 │ │ │ │ │ sbceq r8, r0, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -994144,19 +993658,19 @@ │ │ │ │ │ strheq r8, [r0], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ ldrhteq r1, [r5], r0 │ │ │ │ │ sbceq r8, r0, r0, ror #9 │ │ │ │ │ adcseq r9, r0, r8, asr pc │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, sp, r0, ror sp │ │ │ │ │ sbceq r8, r0, r8, lsl #10 │ │ │ │ │ adcseq r9, r0, r8, lsr #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq sl, sp, r0, ror sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsr r5 │ │ │ │ │ adcseq r9, r0, r8, ror pc │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r8, asr r5 │ │ │ │ │ adcseq r9, r0, r8, asr #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -994258,19 +993772,19 @@ │ │ │ │ │ sbceq r8, r0, r0, lsr #17 │ │ │ │ │ adcseq sl, r0, r0, lsl r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r8, asr #17 │ │ │ │ │ adcseq sl, r0, r0, ror #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq fp, sp, r0, ror #28 │ │ │ │ │ + adcseq r2, r5, r0, ror r2 │ │ │ │ │ strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ adcseq sl, r0, r0, lsr r1 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r2, r5, r0, ror r2 │ │ │ │ │ + adceq fp, sp, r0, lsr lr │ │ │ │ │ sbceq r8, r0, r8, lsl r9 │ │ │ │ │ adcseq sl, r0, r0, lsl #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, asr #18 │ │ │ │ │ adcseq sl, r0, r0, asr r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -994322,19 +993836,19 @@ │ │ │ │ │ sbceq r8, r0, r0, lsr #22 │ │ │ │ │ adcseq sl, r0, r0, lsl r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r8, r0, r0, asr #12 │ │ │ │ │ sbceq r8, r0, r0, ror fp │ │ │ │ │ adcseq sl, r0, r0, lsr r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r8, r0, r0, asr #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r8, r0, r8, fp │ │ │ │ │ adcseq sl, r0, r0, lsl #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq sp, r6, r8, lsr r3 │ │ │ │ │ sbceq r8, r0, r0, asr #23 │ │ │ │ │ adcseq sl, r0, r0, asr r2 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -994436,15 +993950,15 @@ │ │ │ │ │ strheq r8, [r0], #232 @ 0xe8 │ │ │ │ │ ldrsbteq sl, [r0], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r1, r5, r8, asr #9 │ │ │ │ │ sbceq r8, r0, r0, ror #29 │ │ │ │ │ adcseq sl, r0, r8, lsr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r4, r5, r8, ror r5 │ │ │ │ │ + adcseq r4, r5, r8, ror #10 │ │ │ │ │ sbceq r8, r0, r8, lsl #30 │ │ │ │ │ ldrshteq sl, [r0], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r9, r6, r0, ror r4 │ │ │ │ │ sbceq r8, r0, r0, lsr pc │ │ │ │ │ adcseq sl, r0, r8, asr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -994500,15 +994014,15 @@ │ │ │ │ │ sbceq r9, r0, r8, asr #2 │ │ │ │ │ ldrsbteq sl, [r0], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adceq r5, sp, r8, lsl lr │ │ │ │ │ + adceq r5, sp, r8, lsr #28 │ │ │ │ │ smulleq r9, r0, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r0, r8, asr #5 │ │ │ │ │ adcseq sl, r0, r0, lsl #10 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r9, r0, r0, lsr #12 │ │ │ │ │ sbceq r9, r0, r0, asr #3 │ │ │ │ │ @@ -994560,19 +994074,19 @@ │ │ │ │ │ sbceq r9, r0, r0, lsl #6 │ │ │ │ │ adcseq sl, r0, r8, lsl #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq sp, sp, r0, lsr #32 │ │ │ │ │ sbceq r9, r0, r8, lsr #6 │ │ │ │ │ ldrsbteq sl, [r0], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq fp, sp, r0, asr #22 │ │ │ │ │ + adceq fp, sp, r0, lsr fp │ │ │ │ │ sbceq r9, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq fp, r6, r8, lsr #21 │ │ │ │ │ + ldrhteq fp, [r6], r8 │ │ │ │ │ sbceq r9, r0, r8, ror r3 │ │ │ │ │ ldrshteq sl, [r0], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ umlalseq r5, r2, r8, lr │ │ │ │ │ sbceq r9, r0, r0, lsr #7 │ │ │ │ │ adcseq sl, r0, r8, asr #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -994658,15 +994172,15 @@ │ │ │ │ │ sbceq r9, r0, r0, asr #13 │ │ │ │ │ adcseq sl, r0, r0, asr r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r1, r2, r0, asr #16 │ │ │ │ │ sbceq r9, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq r1, r5, r8, ror #19 │ │ │ │ │ + adcseq r1, r5, r8, lsl #20 │ │ │ │ │ sbceq r9, r0, r0, lsl r7 │ │ │ │ │ adcseq sl, r0, r8, ror r7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r0, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsr r7 │ │ │ │ │ @@ -994766,15 +994280,15 @@ │ │ │ │ │ sbceq r9, r0, r8, asr sl │ │ │ │ │ adcseq sl, r0, r0, asr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, lsl #21 │ │ │ │ │ adcseq sl, r0, r0, lsl r9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r2, r5, r0, asr ip │ │ │ │ │ + adcseq r2, r5, r0, ror #24 │ │ │ │ │ sbceq r9, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r0], #160 @ 0xa0 │ │ │ │ │ adcseq sl, r0, r0, lsr r9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -994874,15 +994388,15 @@ │ │ │ │ │ strdeq r9, [r0], #208 @ 0xd0 │ │ │ │ │ ldrhteq sl, [r0], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsl lr │ │ │ │ │ adcseq sl, r0, r0, lsl #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r1, r2, r0, lsr r0 │ │ │ │ │ + adcseq r1, r2, r0, lsr #32 │ │ │ │ │ sbceq r9, r0, r0, asr #28 │ │ │ │ │ ldrsbteq sl, [r0], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -995056,15 +994570,15 @@ │ │ │ │ │ sbceq sl, r0, r8, ror #8 │ │ │ │ │ adcseq sl, r0, r8, asr #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sl, r0, r0, r4 │ │ │ │ │ umlalseq sl, r0, r8, sp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r3, r1, r0, lsl #16 │ │ │ │ │ + adcseq r3, r1, r0, lsr #16 │ │ │ │ │ strheq sl, [r0], #72 @ 0x48 │ │ │ │ │ adcseq sl, r0, r8, ror #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrshteq ip, [r0], r0 │ │ │ │ │ sbceq sl, r0, r0, ror #9 │ │ │ │ │ ldrhteq sl, [r0], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -995110,19 +994624,19 @@ │ │ │ │ │ sbceq sl, r0, r0, ror r6 │ │ │ │ │ adcseq sl, r0, r0, ror #28 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r9, r1, r0, ror r6 │ │ │ │ │ smulleq sl, r0, r8, r6 │ │ │ │ │ adcseq sl, r0, r0, lsr lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r8, ror fp │ │ │ │ │ sbceq sl, r0, r0, asr #13 │ │ │ │ │ adcseq sl, r0, r0, lsl #29 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq fp, r6, r8, ror fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl r7 │ │ │ │ │ adcseq sl, r0, r0, lsr #29 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -995148,27 +994662,27 @@ │ │ │ │ │ adcseq sl, r0, r0, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ adcseq sl, r0, r8, lsl #30 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r9, [r1], r8 │ │ │ │ │ sbceq sl, r0, r8, lsr #16 │ │ │ │ │ ldrsbteq sl, [r0], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, asr r8 │ │ │ │ │ adcseq sl, r0, r8, asr pc │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq sl, r0, r8, lsr #30 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ adceq ip, ip, r0, lsr #21 │ │ │ │ │ adcseq sl, r0, r0, ror #29 │ │ │ │ │ - ldrhteq r9, [r1], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, ror r8 │ │ │ │ │ adcseq sl, r0, r0, asr #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq sl, r0, r0, asr pc │ │ │ │ │ adcseq sl, r0, r8, lsr pc │ │ │ │ │ @@ -995206,15 +994720,15 @@ │ │ │ │ │ sbceq sl, r0, r8, ror #18 │ │ │ │ │ umlalseq sl, r0, r8, pc @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sl, r0, r0, r9 │ │ │ │ │ ldrshteq sl, [r0], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq r2, r5, r0, sl │ │ │ │ │ + adcseq r2, r5, r0, lsl #21 │ │ │ │ │ strheq sl, [r0], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ adcseq ip, r0, r0, lsl r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ eorseq ip, pc, ip, lsl #23 │ │ │ │ │ adcseq ip, r0, r0 │ │ │ │ │ @@ -996303,19 +995817,19 @@ │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, ror #24 │ │ │ │ │ adcseq ip, r0, r0, asr #5 │ │ │ │ │ adcseq fp, r2, r8, lsl r3 │ │ │ │ │ adcseq ip, r0, r0, lsr r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sp, fp, r8, ror #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, lsl #25 │ │ │ │ │ ldrshteq ip, [r0], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, fp, r8, ror #7 │ │ │ │ │ strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ adcseq ip, r0, r0, asr r1 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r0], #200 @ 0xc8 │ │ │ │ │ adcseq ip, r0, r0, lsr #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -996377,15 +995891,15 @@ │ │ │ │ │ sbceq sl, r0, r0, asr #28 │ │ │ │ │ adcseq ip, r0, r8, asr #4 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, ror #28 │ │ │ │ │ adcseq ip, r0, r8, lsl r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r9, r0, r8, lsl #22 │ │ │ │ │ + adcseq r9, r0, r8, lsr #22 │ │ │ │ │ smulleq sl, r0, r0, lr │ │ │ │ │ adcseq ip, r0, r8, ror #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sl, [r0], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ @@ -996411,15 +995925,15 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #20 │ │ │ │ │ - adcseq fp, r6, r8, ror #4 │ │ │ │ │ + adcseq fp, r6, r8, asr r2 │ │ │ │ │ ldrdeq sl, [r0], #240 @ 0xf0 │ │ │ │ │ ldrshteq ip, [r0], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ umlalseq r9, r0, r8, sl │ │ │ │ │ sbceq fp, r0, r8 │ │ │ │ │ ldrhteq ip, [r0], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1002745,31 +1002259,31 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r6, sp, r0, lsr r7 │ │ │ │ │ sbceq r2, r1, r0, lsl #21 │ │ │ │ │ adcseq r2, r1, r8, ror #11 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r2, r1, r0, asr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, lsr #21 │ │ │ │ │ adcseq r2, r1, r0, ror #11 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlalseq r2, r1, r8, r5 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r2, r1, r0, asr #11 │ │ │ │ │ ldrdeq r2, [r1], #160 @ 0xa0 │ │ │ │ │ adcseq r2, r1, r8, lsl r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r2, r1, r8, lsl #12 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrsbteq r2, [r1], r0 │ │ │ │ │ + ldrshteq r2, [r1], r0 │ │ │ │ │ strdeq r2, [r1], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r2, r1, r0, lsl r6 │ │ │ │ │ sbceq r2, r1, r0, lsr #22 │ │ │ │ │ adcseq r2, r1, r0, lsr r6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ @@ -1002827,23 +1002341,23 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r0, ror #24 │ │ │ │ │ adcseq r2, r1, r0, lsr r7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r2, [r1], r0 │ │ │ │ │ - ldrhteq r2, [r1], r0 │ │ │ │ │ + adcseq sl, r0, r0, lsr #5 │ │ │ │ │ sbceq r2, r1, r8, lsl #25 │ │ │ │ │ adcseq r2, r1, r8, lsr #14 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq r2, [r1], r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adcseq sl, r0, r0, lsr #5 │ │ │ │ │ + ldrhteq r2, [r1], r0 │ │ │ │ │ strheq r2, [r1], #192 @ 0xc0 │ │ │ │ │ umlalseq r2, r1, r8, r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r2, r1, r0, ror #14 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ adcseq r2, r1, r8, asr r7 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ @@ -1002881,15 +1002395,15 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r0, asr sp │ │ │ │ │ adcseq r2, r1, r8, lsl #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r8, r0, r0, lsr #19 │ │ │ │ │ + adcseq r8, r0, r0, asr #19 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ adcseq r2, r1, r0, lsl #16 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1002897,15 +1002411,15 @@ │ │ │ │ │ sbceq r2, r1, r0, lsr #27 │ │ │ │ │ adcseq r2, r1, r8, lsr r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r2, r1, r8, lsr #16 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r2, r1, r8, lsl r7 │ │ │ │ │ + adcseq r2, r1, r8, lsr r7 │ │ │ │ │ sbceq r2, r1, r8, asr #27 │ │ │ │ │ adcseq r2, r1, r8, ror #15 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r1], #208 @ 0xd0 │ │ │ │ │ adcseq r2, r1, r0, asr r8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ @@ -1003521,19 +1003035,19 @@ │ │ │ │ │ sbceq r3, r1, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r3, r1, r8, ror #3 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sl, r0, r0, lsr #7 │ │ │ │ │ sbceq r3, r1, r8, lsr #21 │ │ │ │ │ adcseq r3, r1, r8, lsl r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r0, r0, lsr #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r3, [r1], #160 @ 0xa0 │ │ │ │ │ adcseq r3, r1, r0, lsl r2 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r3, r1, r8, asr #3 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1003541,19 +1003055,19 @@ │ │ │ │ │ strdeq r3, [r1], #168 @ 0xa8 │ │ │ │ │ adcseq r3, r1, r8, asr #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r3, r1, r8, lsr r2 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq sl, sp, r8, lsr r4 │ │ │ │ │ + adceq sl, sp, r8, asr #8 │ │ │ │ │ sbceq r3, r1, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adcseq sl, r6, r8, lsr #28 │ │ │ │ │ + adcseq sl, r6, r8, lsl lr │ │ │ │ │ sbceq r3, r1, r8, asr #22 │ │ │ │ │ adcseq r3, r1, r0, ror #4 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r3, r1, r8, ror r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1003643,15 +1003157,15 @@ │ │ │ │ │ umlalseq r3, r1, r8, r1 │ │ │ │ │ adcseq r3, r1, r8, ror #6 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ ldrsbteq r3, [r1], r0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrshteq r4, [r5], r8 │ │ │ │ │ + adcseq r4, r5, r8, lsl #2 │ │ │ │ │ sbceq r3, r1, r8, ror sp │ │ │ │ │ adcseq r3, r1, r0, lsr r4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r3, r1, r0, ror #6 │ │ │ │ │ sbceq r3, r1, r0, lsr #27 │ │ │ │ │ adcseq r3, r1, r8, lsl #8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ @@ -1005985,15 +1005499,15 @@ │ │ │ │ │ sbceq fp, r0, r8, ror #3 │ │ │ │ │ adcseq r5, r1, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsl r2 │ │ │ │ │ adcseq r5, r1, r8, ror r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq r1, r5, r8, asr #4 │ │ │ │ │ + adcseq r1, r5, r8, asr r2 │ │ │ │ │ sbceq fp, r0, r8, lsr r2 │ │ │ │ │ adcseq r5, r1, r8, asr #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, ror #4 │ │ │ │ │ umlalseq r5, r1, r8, r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1006193,15 +1005707,15 @@ │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r3, r1, r8, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, asr #7 │ │ │ │ │ ldrhteq r5, [r1], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq fp, sp, r8, ror #18 │ │ │ │ │ + adceq fp, sp, r8, asr r9 │ │ │ │ │ strdeq fp, [r0], #48 @ 0x30 │ │ │ │ │ adcseq r5, r1, r8, lsl #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, lsl r4 │ │ │ │ │ ldrsbteq r5, [r1], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -1006291,15 +1005805,15 @@ │ │ │ │ │ sbceq fp, r0, r8, ror #13 │ │ │ │ │ adcseq r5, r1, r0, lsr sp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ strdeq r7, [sp], r8 @ │ │ │ │ │ sbceq fp, r0, r0, lsl r7 │ │ │ │ │ adcseq r5, r1, r0, lsl #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq sl, r0, r0, lsl #30 │ │ │ │ │ + adcseq sl, r0, r0, lsl pc │ │ │ │ │ sbceq fp, r0, r8, lsr r7 │ │ │ │ │ adcseq r5, r1, r0, asr sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r3, r1, r8, ip │ │ │ │ │ @@ -1006355,15 +1005869,15 @@ │ │ │ │ │ sbceq fp, r0, r8, ror #18 │ │ │ │ │ adcseq r5, r1, r0, lsr lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r1, r5, r0, lsl #26 │ │ │ │ │ smulleq fp, r0, r0, r9 │ │ │ │ │ adcseq r5, r1, r0, lsl #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r2, r5, r0, asr #3 │ │ │ │ │ + ldrhteq r2, [r5], r0 │ │ │ │ │ strheq fp, [r0], #152 @ 0x98 │ │ │ │ │ adcseq r5, r1, r0, asr lr │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, ror #19 │ │ │ │ │ adcseq r5, r1, r0, lsr #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1006475,15 +1005989,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adcseq r7, r1, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, ror sp │ │ │ │ │ adcseq r6, r1, r0, lsr #32 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ - adcseq pc, r4, r0, ror #24 │ │ │ │ │ + adcseq pc, r4, r0, ror ip @ │ │ │ │ │ sbceq fp, r0, r0, lsr #27 │ │ │ │ │ adcseq r5, r1, r8, ror #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r6, r1, r0, lsl #5 │ │ │ │ │ sbceq fp, r0, r8, asr #27 │ │ │ │ │ adcseq r6, r1, r0, asr #32 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1006629,15 +1006143,15 @@ │ │ │ │ │ strheq ip, [r0], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r3, r1, r8, ip │ │ │ │ │ adcseq pc, r1, r8, lsr r2 @ │ │ │ │ │ ldrdeq ip, [r0], #40 @ 0x28 │ │ │ │ │ adcseq r6, r1, r8, lsl #5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlaleq r6, sp, r8, r1 │ │ │ │ │ + adceq r6, sp, r8, asr #3 │ │ │ │ │ sbceq ip, r0, r0, lsl #6 │ │ │ │ │ adcseq r6, r1, r8, asr r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strhteq r5, [sp], r0 │ │ │ │ │ sbceq ip, r0, r8, lsr #6 │ │ │ │ │ adcseq r6, r1, r8, lsr #5 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -1006745,15 +1006259,15 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq ip, r0, r8, r6 │ │ │ │ │ adcseq r6, r1, r8, asr r4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r1, r8, ror #2 │ │ │ │ │ + adcseq r9, r1, r8, ror r1 │ │ │ │ │ sbceq ip, r0, r0, asr #13 │ │ │ │ │ adcseq r6, r1, r0, ror #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r0, r8, ror #13 │ │ │ │ │ adcseq r6, r1, r8, ror r4 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -1009125,19 +1008639,19 @@ │ │ │ │ │ sbceq ip, r0, r0, ror #24 │ │ │ │ │ adcseq r8, r1, r8, lsr r9 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r0, r8, lsl #25 │ │ │ │ │ adcseq r8, r1, r8, lsl #19 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r7, sp, r8, asr #18 │ │ │ │ │ + adcseq r3, r5, r0, asr sp │ │ │ │ │ strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adcseq r3, r5, r0, asr sp │ │ │ │ │ + adceq r7, sp, r8, asr #18 │ │ │ │ │ ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ adcseq r8, r1, r0, lsr #19 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r8, r1, r8, ror r9 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r0, r0, lsl #26 │ │ │ │ │ @@ -1009161,15 +1008675,15 @@ │ │ │ │ │ sbceq ip, r0, r0, lsr #27 │ │ │ │ │ adcseq r8, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r0, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - ldrhteq r3, [r5], r8 │ │ │ │ │ + adcseq r3, r5, r8, lsr #1 │ │ │ │ │ strdeq ip, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq r8, r1, r0, asr sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r8, r1, r8, lsr #20 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ adceq sl, ip, r0, lsl r3 │ │ │ │ │ adcseq r8, r1, r8, ror #24 │ │ │ │ │ @@ -1009271,19 +1008785,19 @@ │ │ │ │ │ sbceq sp, r0, r0, ror r1 │ │ │ │ │ adcseq r8, r1, r0, asr #23 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sp, r0, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - umlalseq r8, r1, r8, fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r0, asr #3 │ │ │ │ │ adcseq r8, r1, r0, ror #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq r8, r1, r8, fp │ │ │ │ │ sbceq sp, r0, r8, ror #3 │ │ │ │ │ ldrhteq r8, [r1], r0 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r0, lsl r2 │ │ │ │ │ adcseq r8, r1, r0, lsl #24 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1009295,15 +1008809,15 @@ │ │ │ │ │ sbceq sp, r0, r0, ror #4 │ │ │ │ │ adcseq r8, r1, r0, lsr #24 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq fp, r9, r8, lsr #2 │ │ │ │ │ sbceq sp, r0, r8, lsl #5 │ │ │ │ │ ldrshteq r8, [r1], r0 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adcseq r8, r1, r8, asr #23 │ │ │ │ │ + ldrsbteq r8, [r1], r8 │ │ │ │ │ strheq sp, [r0], #32 │ │ │ │ │ adcseq r8, r1, r0, asr #24 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [r0], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1009313,27 +1008827,27 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, lsr #6 │ │ │ │ │ adcseq r8, r1, r0, lsr ip │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ adcseq r8, r1, r0, ror #19 │ │ │ │ │ adcseq r8, r1, r0, asr #20 │ │ │ │ │ - umlalseq sl, r0, r0, r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r0, asr r3 │ │ │ │ │ adcseq r8, r1, r8, lsl #25 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq sl, r0, r0, r7 │ │ │ │ │ sbceq sp, r0, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r0, r8, lsr #9 │ │ │ │ │ sbceq sp, r0, r0, lsr #7 │ │ │ │ │ adcseq r8, r1, r8, lsr #25 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r0, r8, lsr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, asr #7 │ │ │ │ │ adcseq r8, r1, r8, ror ip │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ ldrhteq r8, [r1], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1009357,15 +1008871,15 @@ │ │ │ │ │ sbceq sp, r0, r0, asr #8 │ │ │ │ │ adcseq r8, r1, r8, lsl sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, ror #8 │ │ │ │ │ ldrsbteq r8, [r1], r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - strdeq fp, [sp], r8 @ │ │ │ │ │ + adceq fp, sp, r8, ror #3 │ │ │ │ │ smulleq sp, r0, r0, r4 │ │ │ │ │ adcseq r8, r1, r8, lsr sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq lr, r1, r8, asr r1 │ │ │ │ │ strheq sp, [r0], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1009377,15 +1008891,15 @@ │ │ │ │ │ sbceq sp, r0, r8, lsl #10 │ │ │ │ │ adcseq r8, r1, r8, lsr #26 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ adceq r9, sp, r8, lsl #7 │ │ │ │ │ sbceq sp, r0, r0, lsr r5 │ │ │ │ │ adcseq r8, r1, r8, ror sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sp, sp, r0, lsr #9 │ │ │ │ │ + adceq sp, sp, r0, asr #9 │ │ │ │ │ sbceq sp, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r0, lsl #11 │ │ │ │ │ umlalseq r8, r1, r8, sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1009479,15 +1008993,15 @@ │ │ │ │ │ adcseq r8, r1, r0, asr #25 │ │ │ │ │ adcseq r8, r1, r0, lsl #30 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ umlalseq sp, r6, r8, ip │ │ │ │ │ sbceq sp, r0, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adcseq r8, r1, r8, lsl fp │ │ │ │ │ + adcseq r8, r1, r8, lsr #22 │ │ │ │ │ sbceq sp, r0, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, lsl #9 │ │ │ │ │ adcseq r8, r1, r8, lsr pc │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrhteq ip, [r1], r0 │ │ │ │ │ sbceq sp, r0, r8, ror #18 │ │ │ │ │ @@ -1009559,15 +1009073,15 @@ │ │ │ │ │ sbceq sp, r0, r8, asr #22 │ │ │ │ │ ldrshteq r8, [r1], r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r0, ror fp │ │ │ │ │ adcseq r9, r1, r0, asr r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r0, r2, r0, lsl #4 │ │ │ │ │ + ldrshteq r0, [r2], r0 │ │ │ │ │ smulleq sp, r0, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r0, asr #23 │ │ │ │ │ adcseq r9, r1, r0, ror r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1009575,27 +1009089,27 @@ │ │ │ │ │ sbceq sp, r0, r8, ror #23 │ │ │ │ │ adcseq r9, r1, r0, asr #32 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ strdeq sp, [sp], r0 @ │ │ │ │ │ sbceq sp, r0, r0, lsl ip │ │ │ │ │ umlalseq r9, r1, r0, r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq fp, sp, r0, asr #1 │ │ │ │ │ + adceq fp, sp, r0, ror #1 │ │ │ │ │ sbceq sp, r0, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq ip, r6, r0, lsr r1 │ │ │ │ │ sbceq sp, r0, r0, ror #24 │ │ │ │ │ ldrhteq r9, [r1], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r8, r1, r0, ror #29 │ │ │ │ │ sbceq sp, r0, r8, lsl #25 │ │ │ │ │ adcseq r9, r1, r0, lsl #1 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adcseq r8, r1, r0, ror #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sp, [r0], #192 @ 0xc0 │ │ │ │ │ ldrsbteq r9, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r0, r5, r0, asr r0 │ │ │ │ │ ldrdeq sp, [r0], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1009627,15 +1009141,15 @@ │ │ │ │ │ strdeq sp, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq r9, r1, r0, asr r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - ldrhteq r9, [r1], r8 │ │ │ │ │ + adcseq r9, r1, r8, lsr #1 │ │ │ │ │ sbceq sp, r0, r0, asr #28 │ │ │ │ │ adcseq r9, r1, r0, ror r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, ror #28 │ │ │ │ │ adcseq r9, r1, r0, asr #2 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1009649,67 +1009163,67 @@ │ │ │ │ │ strheq sp, [r0], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r3, r8, r8, lsl #24 │ │ │ │ │ sbceq sp, r0, r0, ror #29 │ │ │ │ │ ldrhteq r9, [r1], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r4, r7, r0, lsl sl │ │ │ │ │ + umlalseq r4, r5, r8, r1 │ │ │ │ │ sbceq sp, r0, r8, lsl #30 │ │ │ │ │ adcseq r9, r1, r8, lsl #3 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r4, r7, r0, lsl sl │ │ │ │ │ sbceq sp, r0, r0, lsr pc │ │ │ │ │ ldrsbteq r9, [r1], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r1, r0, ror #3 │ │ │ │ │ adcseq r9, r1, r8, asr #3 │ │ │ │ │ ldrshteq r9, [r1], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r1, r8, lsl #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq r4, r5, r8, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, asr pc │ │ │ │ │ adcseq r9, r1, r0, lsl #4 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r0, lsl #31 │ │ │ │ │ adcseq r9, r1, r8, lsr #4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r1, r8, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, lsr #31 │ │ │ │ │ adcseq r9, r1, r8, ror #3 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adcseq lr, r8, r0, asr #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ adcseq r9, r1, r8, asr #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq lr, r8, r0, asr #26 │ │ │ │ │ sbceq lr, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r1, r8, asr r1 │ │ │ │ │ sbceq lr, r0, r0, lsr r0 │ │ │ │ │ adcseq r9, r1, r8, ror #4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ strhteq r6, [sp], r8 │ │ │ │ │ sbceq lr, r0, r8, asr r0 │ │ │ │ │ adcseq r9, r1, r8, lsr r2 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r0, lsl #1 │ │ │ │ │ adcseq r9, r1, r8, lsl #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r1, r0, lsr #4 │ │ │ │ │ + adcseq r9, r1, r0, asr r2 │ │ │ │ │ sbceq lr, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r9, r1, r0, lsl #5 │ │ │ │ │ ldrdeq lr, [r0], #0 │ │ │ │ │ adcseq r9, r1, r8, lsr #5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1009749,19 +1009263,19 @@ │ │ │ │ │ sbceq lr, r0, r8, lsr r2 │ │ │ │ │ ldrshteq r9, [r1], r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r0, ror #4 │ │ │ │ │ adcseq r9, r1, r8, asr #6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, pc, r8, asr r7 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, asr r7 @ │ │ │ │ │ strheq lr, [r0], #32 │ │ │ │ │ adcseq r9, r1, r8, ror #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq pc, lr, r0, asr #11 │ │ │ │ │ ldrdeq lr, [r0], #40 @ 0x28 │ │ │ │ │ adcseq r9, r1, r8, lsr r3 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1009825,23 +1009339,23 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r1, r8, ror #8 │ │ │ │ │ adcseq r9, r1, r8, asr r4 │ │ │ │ │ adcseq r9, r1, r0, lsl #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrsbteq r9, [r1], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r9, r1, r8, lsl #9 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r8, lsr r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r9, [r1], r0 │ │ │ │ │ sbceq lr, r0, r0, lsr r5 │ │ │ │ │ adcseq r9, r1, r8, lsr #9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, asr r5 │ │ │ │ │ adcseq r9, r1, r0, asr r4 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1009893,15 +1009407,15 @@ │ │ │ │ │ sbceq lr, r0, r8, lsr r7 │ │ │ │ │ adcseq r9, r1, r8, lsr r5 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ adcseq r9, r1, r0, asr #7 │ │ │ │ │ sbceq lr, r0, r0, ror #14 │ │ │ │ │ adcseq r9, r1, r8, lsl #11 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r1, r0, ror r4 │ │ │ │ │ + umlalseq r9, r1, r0, r4 │ │ │ │ │ sbceq lr, r0, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq lr, [r0], #112 @ 0x70 │ │ │ │ │ adcseq r9, r1, r8, lsr #11 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1009917,19 +1009431,19 @@ │ │ │ │ │ sbceq lr, r0, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r0, asr r8 │ │ │ │ │ adcseq r9, r1, r8, ror #11 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq fp, [sp], r8 @ │ │ │ │ │ sbceq lr, r0, r8, ror r8 │ │ │ │ │ ldrhteq r9, [r1], r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adceq fp, sp, r8, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r0, lsr #17 │ │ │ │ │ adcseq r9, r1, r8, lsl #12 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1010025,15 +1009539,15 @@ │ │ │ │ │ sbceq lr, r0, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r0, lsl ip │ │ │ │ │ umlalseq r9, r1, r8, r7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq r2, [r5], r8 │ │ │ │ │ + umlalseq r2, r5, r0, r2 │ │ │ │ │ sbceq lr, r0, r8, lsr ip │ │ │ │ │ adcseq r9, r1, r8, ror #14 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r0, ror #24 │ │ │ │ │ adcseq r9, r1, r8, asr #15 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1010077,15 +1009591,15 @@ │ │ │ │ │ sbceq lr, r0, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r9, r1, r0, lsl #11 │ │ │ │ │ strdeq lr, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq r9, r1, r8, ror #16 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrshteq r0, [r5], r8 │ │ │ │ │ + adcseq r0, r5, r8, asr #29 │ │ │ │ │ sbceq lr, r0, r8, lsl lr │ │ │ │ │ adcseq r9, r1, r8, lsr r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ adcseq ip, r1, r0, lsl #16 │ │ │ │ │ sbceq lr, r0, r0, asr #28 │ │ │ │ │ adcseq r9, r1, r8, lsl #17 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1010173,27 +1009687,27 @@ │ │ │ │ │ strdeq pc, [r0], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, lsr #2 │ │ │ │ │ adcseq r9, r1, r8, ror #19 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r1, r8, lsr #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr #2 │ │ │ │ │ ldrhteq r9, [r1], r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, ror r1 @ │ │ │ │ │ adcseq r9, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ │ smulleq pc, r0, r8, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r1, r8, lsr #18 │ │ │ │ │ sbceq pc, r0, r0, asr #3 │ │ │ │ │ adcseq r9, r1, r8, lsr #20 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r4, r7, r0, lsr #19 │ │ │ │ │ sbceq pc, r0, r8, ror #3 │ │ │ │ │ ldrshteq r9, [r1], r8 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1010205,15 +1009719,15 @@ │ │ │ │ │ sbceq pc, r0, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, ror #4 │ │ │ │ │ adcseq r9, r1, r8, ror #20 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r6, r8, lsl lr │ │ │ │ │ + adcseq sl, r6, r8, lsr #28 │ │ │ │ │ sbceq pc, r0, r8, lsl #5 │ │ │ │ │ adcseq r9, r1, r8, lsr sl │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ strhteq r1, [sp], r0 │ │ │ │ │ strheq pc, [r0], #32 @ │ │ │ │ │ adcseq r9, r1, r8, lsl #21 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1010315,15 +1009829,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq r9, r1, r0, lsl ip │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r0, lsl #19 │ │ │ │ │ - adcseq r8, r0, r0, lsr fp │ │ │ │ │ + adcseq r8, r0, r0, asr #22 │ │ │ │ │ sbceq pc, r0, r0, lsr #12 │ │ │ │ │ adcseq r9, r1, r0, lsr ip │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r1, r2, r8, lsl #25 │ │ │ │ │ sbceq pc, r0, r8, asr #12 │ │ │ │ │ adcseq r9, r1, r0, asr #23 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1010359,35 +1009873,35 @@ │ │ │ │ │ sbceq pc, r0, r8, lsl #15 │ │ │ │ │ adcseq r9, r1, r0, lsl #25 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq pc, [r0], #112 @ 0x70 @ │ │ │ │ │ ldrsbteq r9, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r6, sp, r8, asr r1 │ │ │ │ │ + adceq r6, sp, r8, lsl r2 │ │ │ │ │ ldrdeq pc, [r0], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ ldrsbteq sp, [r4], r0 │ │ │ │ │ sbceq pc, r0, r0, lsl #16 │ │ │ │ │ ldrshteq r9, [r1], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r1, r0, ror #19 │ │ │ │ │ + adcseq r9, r1, r0, lsl sl │ │ │ │ │ sbceq pc, r0, r8, lsr #16 │ │ │ │ │ adcseq r9, r1, r0, asr #25 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, asr r8 @ │ │ │ │ │ adcseq r9, r1, r0, lsl sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, ror r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adcseq r9, r1, r0, asr r3 │ │ │ │ │ + adcseq r9, r1, r0, asr #6 │ │ │ │ │ sbceq pc, r0, r0, lsr #17 │ │ │ │ │ adcseq r9, r1, r0, lsr sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrdeq r2, [lr], r8 @ │ │ │ │ │ sbceq pc, r0, r8, asr #17 │ │ │ │ │ adcseq r9, r1, r0, lsl #26 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1010395,15 +1009909,15 @@ │ │ │ │ │ strdeq pc, [r0], #128 @ 0x80 │ │ │ │ │ adcseq r9, r1, r0, asr sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, lsl r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adcseq sp, r4, r0, ror #28 │ │ │ │ │ + ldrhteq sp, [r4], r8 │ │ │ │ │ sbceq pc, r0, r0, asr #18 │ │ │ │ │ adcseq r9, r1, r0, ror sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, ror #18 │ │ │ │ │ adcseq r9, r1, r0, asr #26 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1010467,39 +1009981,39 @@ │ │ │ │ │ adcseq sl, r1, r0, asr #1 │ │ │ │ │ ldrdeq r1, [r2], r8 │ │ │ │ │ adcseq r0, r4, r0, lsl #11 │ │ │ │ │ adcseq r9, r1, r0, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq fp, r3, r8, r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, ip, r8, ror #7 │ │ │ │ │ smulleq pc, r0, r8, fp @ │ │ │ │ │ adcseq r9, r1, r8, lsl #29 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ umlalseq r9, r1, r8, lr │ │ │ │ │ adcseq r9, r1, r0, lsl #29 │ │ │ │ │ ldrhteq r9, [r1], r0 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adceq r1, ip, r8, ror #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, asr #23 │ │ │ │ │ ldrhteq r9, [r1], r8 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq fp, [r3], r0 │ │ │ │ │ ldrsbteq r9, [r1], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, ror #23 │ │ │ │ │ adcseq r9, r1, r8, asr #28 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - ldrhteq pc, [r4], r0 @ │ │ │ │ │ + adcseq pc, r4, r0, asr #23 │ │ │ │ │ sbceq pc, r0, r0, lsl ip @ │ │ │ │ │ ldrshteq r9, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, lsr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1010519,23 +1010033,23 @@ │ │ │ │ │ ldrdeq pc, [r0], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, lsl #26 │ │ │ │ │ adcseq r9, r1, r0, asr pc │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrsbteq r9, [r1], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, lsr #26 │ │ │ │ │ adcseq r9, r1, r0, lsr #30 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlaleq r1, ip, r0, r3 │ │ │ │ │ sbceq pc, r0, r0, asr sp @ │ │ │ │ │ adcseq r9, r1, r0, ror pc │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlaleq r1, ip, r0, r3 │ │ │ │ │ + ldrsbteq r9, [r1], r8 │ │ │ │ │ sbceq pc, r0, r8, ror sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, lsr #27 │ │ │ │ │ umlalseq r9, r1, r0, pc @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1010543,15 +1010057,15 @@ │ │ │ │ │ sbceq pc, r0, r8, asr #27 │ │ │ │ │ adcseq r9, r1, r0, ror #30 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r0], #208 @ 0xd0 │ │ │ │ │ ldrhteq r9, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r1, r8, asr #30 │ │ │ │ │ + adcseq r9, r1, r8, ror #30 │ │ │ │ │ sbceq pc, r0, r8, lsl lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ ldrdeq r0, [ip], r8 @ │ │ │ │ │ sbceq pc, r0, r0, asr #28 │ │ │ │ │ ldrsbteq r9, [r1], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1010651,15 +1010165,15 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r1, r8, r1 │ │ │ │ │ ldrshteq sl, [r1], r0 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adcseq r1, r5, r0, lsr #2 │ │ │ │ │ + adcseq r1, r5, r0, lsl r1 │ │ │ │ │ sbceq r0, r1, r0, asr #3 │ │ │ │ │ adcseq sl, r1, r0, ror r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrsbteq r9, [r0], r0 │ │ │ │ │ sbceq r0, r1, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1010675,47 +1010189,47 @@ │ │ │ │ │ sbceq r0, r1, r0, ror #4 │ │ │ │ │ ldrhteq sl, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r4, sp, r8, asr #32 │ │ │ │ │ sbceq r0, r1, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq r9, r1, r8, r6 │ │ │ │ │ strheq r0, [r1], #32 │ │ │ │ │ ldrsbteq sl, [r1], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlalseq r9, r1, r8, r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r1], #40 @ 0x28 │ │ │ │ │ adcseq sl, r1, r0, lsr #3 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ adceq sl, sp, r0, lsl ip │ │ │ │ │ sbceq r0, r1, r0, lsl #6 │ │ │ │ │ ldrshteq sl, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrshteq sl, [r1], r8 │ │ │ │ │ sbceq r0, r1, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adcseq sl, r1, r8, asr #3 │ │ │ │ │ + ldrhteq sl, [r1], r8 │ │ │ │ │ sbceq r0, r1, r0, asr r3 │ │ │ │ │ adcseq sl, r1, r0, lsl r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r8, ror r3 │ │ │ │ │ adcseq sl, r1, r0, ror #3 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ ldrshteq sl, [r1], r8 │ │ │ │ │ sbceq r0, r1, r0, lsr #7 │ │ │ │ │ adcseq sl, r1, r0, lsr r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sl, r1, r8, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sl, r1, r8, asr #1 │ │ │ │ │ strdeq r0, [r1], #48 @ 0x30 │ │ │ │ │ adcseq sl, r1, r0, asr r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r0, r5, r8, lsl #25 │ │ │ │ │ sbceq r0, r1, r8, lsl r4 │ │ │ │ │ adcseq sl, r1, r0, lsr #4 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1010739,15 +1010253,15 @@ │ │ │ │ │ sbceq r0, r1, r0, ror #9 │ │ │ │ │ ldrhteq sl, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ - adcseq sl, r1, r8, lsr #4 │ │ │ │ │ + adcseq sl, r1, r8, lsr r2 │ │ │ │ │ sbceq r0, r1, r0, lsr r5 │ │ │ │ │ ldrsbteq sl, [r1], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r8, asr r5 │ │ │ │ │ adcseq sl, r1, r0, lsr #5 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ @@ -1010807,15 +1010321,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq sl, [r1], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq sl, r1, r0, asr #7 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r0, ror #19 │ │ │ │ │ - adcseq r4, r5, r0, asr #22 │ │ │ │ │ + adcseq r4, r5, r0, lsl #23 │ │ │ │ │ sbceq r0, r1, r8, lsr r7 │ │ │ │ │ adcseq sl, r1, r8, ror #6 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r0, ror #14 │ │ │ │ │ ldrshteq sl, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1010919,19 +1010433,19 @@ │ │ │ │ │ sbceq r0, r1, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ adcseq sl, r1, r8, asr #10 │ │ │ │ │ sbceq r0, r1, r0, ror fp │ │ │ │ │ umlalseq sl, r1, r0, r5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r1, r8, ror r5 │ │ │ │ │ + adceq r6, r4, r8, lsr #30 │ │ │ │ │ smulleq r0, r1, r8, fp │ │ │ │ │ adcseq sl, r1, r0, ror #10 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adceq r6, r4, r8, lsr #30 │ │ │ │ │ + adcseq sl, r1, r8, ror r5 │ │ │ │ │ sbceq r0, r1, r0, asr #23 │ │ │ │ │ ldrhteq sl, [r1], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #5 │ │ │ │ │ @@ -1010941,15 +1010455,15 @@ │ │ │ │ │ adcseq sl, r1, r0, lsr #7 │ │ │ │ │ ldrsbteq sl, [r1], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r8, lsr ip │ │ │ │ │ adcseq sl, r1, r0, lsr #11 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ - adcseq sl, r1, r8, lsl #11 │ │ │ │ │ + umlalseq sl, r1, r8, r5 │ │ │ │ │ sbceq r0, r1, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009d27f8 │ │ │ │ │ adcseq sl, r1, r8, ror #11 │ │ │ │ │ adcseq fp, r0, r8, ror #10 │ │ │ │ │ adcseq ip, r1, r8, ror #13 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1013066,27 +1012580,27 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq ip, r1, r0, lsl #14 │ │ │ │ │ ldrdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sl, r8, lsl #31 │ │ │ │ │ - umlalseq r4, r5, r0, fp │ │ │ │ │ + adcseq r4, r5, r0, lsr #23 │ │ │ │ │ sbceq sl, r2, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [r1], #128 @ 0x80 │ │ │ │ │ - adceq r2, lr, r8, asr r8 │ │ │ │ │ + adceq r2, lr, r8, ror r8 │ │ │ │ │ sbceq sl, r2, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, lsl r9 │ │ │ │ │ - adceq r6, sp, r0, asr #3 │ │ │ │ │ + adceq r6, sp, r0, lsr #3 │ │ │ │ │ smulleq r8, r3, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r0, asr #18 │ │ │ │ │ adcseq r4, r5, r8, lsl #11 │ │ │ │ │ strdeq sl, [r2], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, ror #18 │ │ │ │ │ @@ -1013104,15 +1012618,15 @@ │ │ │ │ │ sbceq r4, r1, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r9, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r1], #208 @ 0xd0 │ │ │ │ │ - adceq r2, ip, r0, lsr #1 │ │ │ │ │ + adceq r2, ip, r0, rrx │ │ │ │ │ sbceq r4, r1, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq ip, [r1], r0 │ │ │ │ │ strhteq r4, [r7], r0 │ │ │ │ │ sbceq sl, r2, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, asr sl │ │ │ │ │ @@ -1013348,37 +1012862,37 @@ │ │ │ │ │ sbceq sl, r2, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r1, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [r1], #160 @ 0xa0 │ │ │ │ │ - adcseq r2, r5, r0, lsl #27 │ │ │ │ │ + umlalseq r2, r5, r0, sp │ │ │ │ │ sbceq fp, r1, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [r1], #168 @ 0xa8 │ │ │ │ │ adcseq r8, r6, r8, asr fp │ │ │ │ │ sbceq sl, r2, r8, lsl #20 │ │ │ │ │ - addseq sl, lr, r8, lsl #12 │ │ │ │ │ + ldrheq ip, [lr], r8 │ │ │ │ │ sbceq r4, r1, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r1, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, asr #22 │ │ │ │ │ adcseq ip, r1, r8, lsr ip │ │ │ │ │ adcseq sl, r3, r8, ror #23 │ │ │ │ │ adcseq fp, r7, r0, ror r3 │ │ │ │ │ sbceq r4, r1, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, lsr sl │ │ │ │ │ - adcseq pc, r1, r0, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r4, r1, r8, fp │ │ │ │ │ adcseq pc, r4, r0, asr pc @ │ │ │ │ │ ldrdeq fp, [r1], #240 @ 0xf0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq pc, r1, r0, lsl #4 │ │ │ │ │ sbceq r4, r1, r0, asr #23 │ │ │ │ │ adcseq r0, r7, r8, asr fp │ │ │ │ │ sbceq r4, r3, r0, asr #8 │ │ │ │ │ adcseq ip, r1, r0, ror sp │ │ │ │ │ sbceq r4, r1, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8 │ │ │ │ │ @@ -1013440,15 +1012954,15 @@ │ │ │ │ │ sbceq r4, r1, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, lsr #2 │ │ │ │ │ strhteq r7, [sp], r0 │ │ │ │ │ sbceq r4, r1, r0, asr #28 │ │ │ │ │ umlalseq r1, r2, r8, r3 │ │ │ │ │ smulleq r4, r3, r0, r4 │ │ │ │ │ - adcseq sp, r4, r8, lsr #23 │ │ │ │ │ + umlalseq sp, r4, r8, fp │ │ │ │ │ sbceq r4, r1, r8, ror #28 │ │ │ │ │ adceq sl, sp, r8, ror fp │ │ │ │ │ sbceq ip, r1, r8, asr #2 │ │ │ │ │ adcseq ip, r1, r0, lsr #26 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ strhteq r5, [ip], r8 │ │ │ │ │ ldrsbteq ip, [r1], r8 │ │ │ │ │ @@ -1014566,21 +1014080,21 @@ │ │ │ │ │ adcseq ip, r1, r8, lsr #27 │ │ │ │ │ umlalseq sp, r1, r0, lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq sp, r1, r8, ror lr │ │ │ │ │ ldrsbteq ip, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r9, r0, asr r3 │ │ │ │ │ - ldrsbteq r8, [r0], r0 │ │ │ │ │ + adcseq r8, r0, r0, ror #29 │ │ │ │ │ sbceq r5, r1, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r1, r0, lsl #25 │ │ │ │ │ - adcseq pc, r1, r0, ror #25 │ │ │ │ │ + adcseq pc, r1, r8, lsr #26 │ │ │ │ │ sbceq sl, r2, r0, ror fp │ │ │ │ │ - adcseq r0, r5, r0, asr #3 │ │ │ │ │ + ldrsbteq r0, [r5], r0 │ │ │ │ │ sbceq r5, r1, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r0, ror #9 │ │ │ │ │ adceq r7, pc, r0, ror ip @ │ │ │ │ │ smulleq sl, r2, r8, fp │ │ │ │ │ adcseq lr, r1, r8 │ │ │ │ │ addseq pc, fp, r0, lsr pc @ │ │ │ │ │ @@ -1014676,15 +1014190,15 @@ │ │ │ │ │ sbceq r5, r1, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r3, r5, r0, lsl #22 │ │ │ │ │ sbceq ip, r1, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r0, lsl #11 │ │ │ │ │ - adcseq sp, r4, r8, asr #22 │ │ │ │ │ + umlalseq sp, r4, r0, sl │ │ │ │ │ sbceq ip, r1, r0, ror #4 │ │ │ │ │ adcseq lr, r1, r8, rrx │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r1, r0, ror r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r1, r8, ror r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1014714,15 +1014228,15 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq lr, r1, r0, asr #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r1, r8, ror #1 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrsbteq lr, [r1], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq pc, r4, r0, ror ip @ │ │ │ │ │ + adcseq pc, r4, r0, ror #24 │ │ │ │ │ sbceq ip, r1, r8, lsl #5 │ │ │ │ │ adcseq lr, r1, r0, asr #2 │ │ │ │ │ addseq sp, fp, r0, lsl ip │ │ │ │ │ adcseq r7, r7, r0, lsl #17 │ │ │ │ │ strheq ip, [r1], #32 │ │ │ │ │ adcseq lr, r1, r0, lsl r1 │ │ │ │ │ adcseq sp, r1, r8, lsl #30 │ │ │ │ │ @@ -1014826,15 +1014340,15 @@ │ │ │ │ │ adcseq lr, r1, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r1, r0, ror r6 │ │ │ │ │ adcseq lr, r1, r8, lsr #5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq lr, r1, r0, lsl #5 │ │ │ │ │ adcseq lr, r1, r0, ror #3 │ │ │ │ │ - adcseq sp, r1, r0, ror #31 │ │ │ │ │ + adcseq lr, r1, r0, asr r0 │ │ │ │ │ smulleq r5, r1, r8, r6 │ │ │ │ │ adcseq lr, r1, r8, asr #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrsbteq ip, [r1], r8 │ │ │ │ │ sbceq r5, r1, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r8, asr #2 │ │ │ │ │ @@ -1015418,15 +1014932,15 @@ │ │ │ │ │ adcseq lr, r1, r8, lsl lr │ │ │ │ │ adcseq lr, r1, r0, lsr #24 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r1, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r0, lsl #24 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r2, r5, r0, asr r6 │ │ │ │ │ + adcseq r2, r5, r0, ror #12 │ │ │ │ │ sbceq sl, r2, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, ror r3 │ │ │ │ │ adcseq lr, r1, r8, lsl #24 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq fp, [r3], r0 │ │ │ │ │ @@ -1015470,27 +1014984,27 @@ │ │ │ │ │ sbceq sl, r2, r0, ror #29 │ │ │ │ │ adceq sl, sp, r0, asr #29 │ │ │ │ │ sbceq ip, r1, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r4, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq ip, r1, r0, r4 │ │ │ │ │ - umlalseq lr, r1, r0, lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq ip, [r1], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r4, r0, lsr #3 │ │ │ │ │ adcseq lr, r1, r0, ror #25 │ │ │ │ │ addseq r0, sp, r8, lsr #31 │ │ │ │ │ ldrdeq pc, [r1], r8 @ │ │ │ │ │ addseq lr, r9, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq lr, r1, r0, lr │ │ │ │ │ sbceq sl, r2, r0, lsr pc │ │ │ │ │ adcseq r7, r0, r8, lsl #5 │ │ │ │ │ sbceq ip, r1, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, lsr r5 │ │ │ │ │ @@ -1015504,25 +1015018,25 @@ │ │ │ │ │ sbceq ip, r1, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r8, ror #13 │ │ │ │ │ - ldrdeq r5, [sp], r8 @ │ │ │ │ │ + adceq r5, sp, r8, asr #23 │ │ │ │ │ ldrdeq ip, [r1], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r1, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [r1], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r3], #80 @ 0x50 │ │ │ │ │ - adceq r6, sp, r0, ror #9 │ │ │ │ │ + adceq r6, sp, r0, asr r4 │ │ │ │ │ sbceq ip, r1, r0, lsr #12 │ │ │ │ │ adcseq lr, r1, r0, lsl #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r1, r0, lsr #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r2], #240 @ 0xf0 │ │ │ │ │ @@ -1015566,15 +1015080,15 @@ │ │ │ │ │ sbceq ip, r1, r0, asr #13 │ │ │ │ │ umlalseq sl, r0, r0, fp │ │ │ │ │ sbceq fp, r2, r0, lsr r0 │ │ │ │ │ adcseq r0, r5, r0, lsr #13 │ │ │ │ │ sbceq ip, r1, r8, ror #13 │ │ │ │ │ adcseq r5, r2, r8, asr #27 │ │ │ │ │ sbceq r4, r3, r8, lsr r7 │ │ │ │ │ - adcseq r8, r0, r0, lsl #8 │ │ │ │ │ + adcseq r8, r0, r0, ror #7 │ │ │ │ │ sbceq ip, r1, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r0, ror #19 │ │ │ │ │ @@ -1016188,15 +1015702,15 @@ │ │ │ │ │ sbceq r5, r1, r8, lsr ip │ │ │ │ │ ldrshteq pc, [r1], r0 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r9, r0, r0, lsr #28 │ │ │ │ │ sbceq r5, r1, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq lr, [r1], r8 │ │ │ │ │ - adcseq r4, r5, r0, lsr #23 │ │ │ │ │ + umlalseq r4, r5, r0, fp │ │ │ │ │ sbceq r5, r1, r8, lsl #25 │ │ │ │ │ adcseq pc, r1, r0, lsl r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r5, [r1], #192 @ 0xc0 │ │ │ │ │ adcseq pc, r1, r0, ror #15 │ │ │ │ │ adcseq pc, r1, r8 │ │ │ │ │ @@ -1016520,15 +1016034,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq pc, r1, r8, lsl sp @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r1, r0, lsl #22 │ │ │ │ │ - adcseq r2, r5, r0, ror lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, ror #3 │ │ │ │ │ adcseq pc, r1, r8, lsr sp @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [r1], r0 @ │ │ │ │ │ adcseq pc, r1, r8, asr #26 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1016598,15 +1016112,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq pc, r1, r0, asr lr @ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq pc, r1, r8, lsr lr @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlalseq pc, r1, r8, lr @ │ │ │ │ │ @ instruction: 0x009bf5f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r2, r5, r0, ror lr │ │ │ │ │ sbceq fp, r2, r0, lsl r2 │ │ │ │ │ adcseq pc, r4, r0, ror #25 │ │ │ │ │ sbceq r4, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r3], #88 @ 0x58 │ │ │ │ │ @@ -1016616,15 +1016130,15 @@ │ │ │ │ │ sbceq r4, r3, r0, asr r8 │ │ │ │ │ adcseq sl, r7, r0, lsl #14 │ │ │ │ │ sbceq fp, r2, r8, lsl #5 │ │ │ │ │ adcseq lr, r1, r0, ror #22 │ │ │ │ │ strhteq r2, [pc], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, lsr #17 │ │ │ │ │ - adcseq ip, r0, r0, lsl #5 │ │ │ │ │ + adcseq ip, r0, r0, ror r2 │ │ │ │ │ strheq fp, [r2], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [r1], #128 @ 0x80 │ │ │ │ │ @@ -1016826,23 +1016340,23 @@ │ │ │ │ │ ldrdeq r6, [r1], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r1], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, asr #7 │ │ │ │ │ - ldrhteq r8, [r0], r0 │ │ │ │ │ + ldrshteq ip, [r6], r0 │ │ │ │ │ sbceq r6, r1, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsr #7 │ │ │ │ │ - ldrshteq ip, [r6], r0 │ │ │ │ │ + adcseq r0, r2, r8, lsl #22 │ │ │ │ │ sbceq r6, r1, r8, asr #2 │ │ │ │ │ adcseq r0, r5, r8, asr sp │ │ │ │ │ strdeq fp, [r2], #48 @ 0x30 │ │ │ │ │ - adcseq r0, r2, r8, lsl #22 │ │ │ │ │ + ldrhteq r8, [r0], r0 │ │ │ │ │ sbceq r6, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r1, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8 │ │ │ │ │ @@ -1016888,15 +1016402,15 @@ │ │ │ │ │ sbcseq fp, r3, r0, ror r1 │ │ │ │ │ adceq r0, sp, r8, lsr ip │ │ │ │ │ strheq r6, [r1], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r1], #40 @ 0x28 │ │ │ │ │ - ldrshteq r0, [r2], r0 │ │ │ │ │ + ldrsbteq r1, [r5], r0 │ │ │ │ │ smulleq fp, r2, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq ip, r1, r0, r9 │ │ │ │ │ adcseq ip, r6, r0, lsl #11 │ │ │ │ │ sbceq r6, r1, r8, lsr #6 │ │ │ │ │ @@ -1016904,49 +1016418,49 @@ │ │ │ │ │ sbceq r4, r3, r8, ror #18 │ │ │ │ │ ldrhteq r0, [r2], r0 │ │ │ │ │ sbceq r6, r1, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq ip, [r1], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r8, ror r3 │ │ │ │ │ - ldrsbteq r1, [r5], r0 │ │ │ │ │ + ldrshteq r0, [r2], r0 │ │ │ │ │ strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r0, lsr #7 │ │ │ │ │ adcseq r5, r1, r0, asr #31 │ │ │ │ │ sbceq ip, r1, r0, ror #19 │ │ │ │ │ - adcseq r1, r5, r0, lsl #21 │ │ │ │ │ + adcseq r1, r5, r0, asr #20 │ │ │ │ │ sbceq r6, r1, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ - adcseq r1, r2, r8, lsr #31 │ │ │ │ │ + umlalseq r1, r2, r8, pc @ │ │ │ │ │ strdeq r6, [r1], #48 @ 0x30 │ │ │ │ │ adcseq ip, r6, r8, ror lr │ │ │ │ │ sbceq fp, r2, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r8, lsl r4 │ │ │ │ │ adcseq sl, r6, r0, lsr #25 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ ldrshteq lr, [r1], r8 │ │ │ │ │ sbceq r6, r1, r0, asr #8 │ │ │ │ │ adcseq r0, r5, r0, lsl #6 │ │ │ │ │ sbceq fp, r2, r8, lsl #10 │ │ │ │ │ - adcseq fp, r6, r0, lsl sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r8, ror #8 │ │ │ │ │ umlalseq r0, r2, r8, r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r0, lsl sl │ │ │ │ │ smulleq r6, r1, r0, r4 │ │ │ │ │ adcseq r0, r2, r8, lsr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq r8, [r1], r0 │ │ │ │ │ strheq r6, [r1], #72 @ 0x48 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq sp, r4, r8, asr #32 │ │ │ │ │ + adcseq sp, r4, r8, rrx │ │ │ │ │ sbceq r6, r1, r0, ror #9 │ │ │ │ │ adcseq r0, r2, r8, asr #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r8, lsl #10 │ │ │ │ │ ldrsbteq r0, [r2], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1016978,23 +1016492,23 @@ │ │ │ │ │ sbceq r6, r1, r0, lsr #12 │ │ │ │ │ adcseq r0, r2, r8, asr #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r0, r2, r0, lsl r3 │ │ │ │ │ sbceq r6, r1, r8, asr #12 │ │ │ │ │ adcseq r0, r2, r8, lsl r4 │ │ │ │ │ adcseq r0, r2, r8, lsl #8 │ │ │ │ │ - adcseq r0, r5, r0, ror r1 │ │ │ │ │ + umlalseq r0, r5, r0, r1 │ │ │ │ │ sbceq r6, r1, r0, ror r6 │ │ │ │ │ adcseq r0, r2, r8, ror #8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r0, r2, r0, asr #8 │ │ │ │ │ + adcseq ip, sl, r8, asr sl │ │ │ │ │ smulleq r6, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #7 │ │ │ │ │ - adcseq ip, sl, r8, asr sl │ │ │ │ │ + adcseq r0, r2, r0, asr #8 │ │ │ │ │ sbceq r6, r1, r0, asr #13 │ │ │ │ │ adcseq r0, r2, r8, lsl #9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq fp, r6, r0, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, ror #13 │ │ │ │ │ adcseq r0, r2, r8, asr r4 │ │ │ │ │ adcseq r0, r2, r8, lsl #8 │ │ │ │ │ @@ -1017054,19 +1016568,19 @@ │ │ │ │ │ sbceq r6, r1, r0, asr r8 │ │ │ │ │ adcseq r0, r2, r8, ror r5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r1, fp, r0, ror #31 │ │ │ │ │ sbceq r6, r1, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #7 │ │ │ │ │ - adcseq r0, r2, r0, ror #8 │ │ │ │ │ + adcseq r0, r2, r0, ror r4 │ │ │ │ │ sbceq r6, r1, r0, lsr #17 │ │ │ │ │ umlalseq r0, r2, r8, r5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrshteq ip, [r1], r0 │ │ │ │ │ + adcseq ip, r1, r0, ror #23 │ │ │ │ │ sbceq r6, r1, r8, asr #17 │ │ │ │ │ adcseq r0, r2, r8, ror #10 │ │ │ │ │ adcseq r0, r2, r8, lsl #8 │ │ │ │ │ adcseq r0, r2, r0, lsl #11 │ │ │ │ │ strdeq r6, [r1], #128 @ 0x80 │ │ │ │ │ ldrsbteq r0, [r2], r8 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ @@ -1017078,19 +1016592,19 @@ │ │ │ │ │ addseq lr, r9, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, lsr r5 │ │ │ │ │ umlalseq sl, r7, r0, sp │ │ │ │ │ sbceq r6, r1, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ - adcseq r0, r2, r0, lsr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r8, ror #18 │ │ │ │ │ adceq fp, sp, r8, ror #23 │ │ │ │ │ sbceq fp, r2, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r2, r0, lsr #11 │ │ │ │ │ smulleq r6, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r1], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, lsl #11 │ │ │ │ │ @@ -1017102,15 +1016616,15 @@ │ │ │ │ │ sbceq r6, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r3, [r5], r8 │ │ │ │ │ sbceq fp, r2, r8, lsr #11 │ │ │ │ │ adcseq r1, r2, r8, lsr #14 │ │ │ │ │ sbceq r6, r1, r0, lsr sl │ │ │ │ │ adcseq r0, r2, r8, asr r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r0, r2, r0, ror #11 │ │ │ │ │ + ldrshteq r0, [r2], r0 │ │ │ │ │ sbceq r6, r1, r8, asr sl │ │ │ │ │ strdeq ip, [sp], r0 @ │ │ │ │ │ ldrdeq fp, [r2], #80 @ 0x50 │ │ │ │ │ adcseq r1, r2, r8, lsr #20 │ │ │ │ │ sbceq r6, r1, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1017262,15 +1016776,15 @@ │ │ │ │ │ sbceq r6, r1, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, ror #24 │ │ │ │ │ adceq ip, sp, r8, asr #3 │ │ │ │ │ ldrdeq r6, [r1], #240 @ 0xf0 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq r2, [r5], r8 │ │ │ │ │ + adcseq r2, r5, r8, lsr #23 │ │ │ │ │ sbceq r7, r1, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, ror #14 │ │ │ │ │ @@ -1017328,25 +1016842,25 @@ │ │ │ │ │ sbceq r7, r1, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r8, lsr r2 │ │ │ │ │ adcseq r0, r2, r8, lsl r9 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r0, r5, r0, asr #12 │ │ │ │ │ + adcseq r0, r5, r0, asr r6 │ │ │ │ │ sbceq r7, r1, r0, ror #4 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ rscscs r3, lr, #55050240 @ 0x3480000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r8, lsl #5 │ │ │ │ │ adcseq r7, r7, r8, lsr #21 │ │ │ │ │ sbceq fp, r2, r0, lsl #16 │ │ │ │ │ - adceq sl, sp, r8, lsr #8 │ │ │ │ │ + adceq sl, sp, r8, lsl #8 │ │ │ │ │ strheq r7, [r1], #32 │ │ │ │ │ adcseq sl, r6, r8, asr #25 │ │ │ │ │ strdeq ip, [r1], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r1], #40 @ 0x28 │ │ │ │ │ adcseq r0, r2, r8, ror #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1017448,23 +1016962,23 @@ │ │ │ │ │ sbceq r7, r1, r8, lsr #11 │ │ │ │ │ adcseq r0, r2, r0, ror #22 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ umlalseq fp, r6, r8, r8 │ │ │ │ │ ldrdeq r7, [r1], #80 @ 0x50 │ │ │ │ │ ldrhteq r0, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r5, r2, r8, lsr #30 │ │ │ │ │ + adcseq r5, r2, r8, lsl pc │ │ │ │ │ strdeq r7, [r1], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsr #12 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq r1, [r5], r0 │ │ │ │ │ + ldrsbteq r1, [r5], r0 │ │ │ │ │ sbceq r7, r1, r8, asr #12 │ │ │ │ │ adcseq r0, r2, r0, lsr #23 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, ror r6 │ │ │ │ │ ldrshteq r0, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1017506,19 +1017020,19 @@ │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsl #16 │ │ │ │ │ adcseq r0, r2, r0, asr #25 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ umlalseq r0, r2, r8, ip │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r2, r8, lsr ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r8, lsr #16 │ │ │ │ │ adcseq r0, r2, r0, ror #24 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r2, r8, lsr ip │ │ │ │ │ sbceq r7, r1, r0, asr r8 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ @@ -1017562,19 +1017076,19 @@ │ │ │ │ │ sbceq r7, r1, r8, ror #18 │ │ │ │ │ adcseq r0, r2, r8, lsr #26 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r7, r1, r0, r9 │ │ │ │ │ adcseq r0, r2, r8, ror sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq r3, r5, r0, ip │ │ │ │ │ + adceq r1, sp, r8, asr #6 │ │ │ │ │ strheq r7, [r1], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ - adceq r1, sp, r8, asr #6 │ │ │ │ │ + umlalseq r3, r5, r0, ip │ │ │ │ │ sbceq r7, r1, r0, ror #19 │ │ │ │ │ umlalseq r0, r2, r8, sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r2, r8, ror #26 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ @@ -1017594,15 +1017108,15 @@ │ │ │ │ │ sbceq r7, r1, r8, lsr #21 │ │ │ │ │ adcseq r0, r2, r8, lsr #27 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r1], #160 @ 0xa0 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sp, r4, r0, lsl #10 │ │ │ │ │ + adcseq sp, r4, r8, lsl #12 │ │ │ │ │ strdeq r7, [r1], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsr #22 │ │ │ │ │ adcseq r0, r2, r8, lsl lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1017618,15 +1017132,15 @@ │ │ │ │ │ smulleq r7, r1, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, asr #23 │ │ │ │ │ adcseq r0, r2, r8, asr lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlalseq r0, r2, r0, ip │ │ │ │ │ + adcseq r0, r2, r0, lsr #25 │ │ │ │ │ sbceq r7, r1, r8, ror #23 │ │ │ │ │ adcseq r0, r2, r8, lsr #28 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsl ip │ │ │ │ │ adcseq r0, r2, r8, ror lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1017638,15 +1017152,15 @@ │ │ │ │ │ sbceq r7, r1, r0, ror #24 │ │ │ │ │ umlalseq r0, r2, r8, lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r8, lsl #25 │ │ │ │ │ adcseq r0, r2, r8, ror #28 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ - adcseq sp, r4, r0, ror r2 │ │ │ │ │ + adcseq sp, r4, r0, lsr #5 │ │ │ │ │ strheq r7, [r1], #192 @ 0xc0 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r1], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ @@ -1017712,19 +1017226,19 @@ │ │ │ │ │ smulleq r7, r1, r0, lr │ │ │ │ │ adcseq r0, r2, r0, asr #31 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r7, [r1], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq sp, r4, r0, r7 │ │ │ │ │ sbceq r7, r1, r0, ror #29 │ │ │ │ │ adcseq r0, r2, r0, ror #31 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sp, r4, r0, lsl #15 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r8, lsl #30 │ │ │ │ │ ldrhteq r0, [r2], r0 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsr pc │ │ │ │ │ adcseq r1, r2, r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1017800,27 +1017314,27 @@ │ │ │ │ │ sbceq r8, r1, r8, ror #3 │ │ │ │ │ adcseq r1, r2, r0, lsr #2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, lsl r2 │ │ │ │ │ ldrshteq r1, [r2], r0 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ - adcseq r1, r2, r8, lsr r1 │ │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsr r2 │ │ │ │ │ + adcseq r1, r2, r8, lsr r1 │ │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ adceq r0, r4, r8, lsl lr │ │ │ │ │ sbceq r8, r1, r0, ror #4 │ │ │ │ │ adcseq r1, r2, r8, asr r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsl #5 │ │ │ │ │ - adcseq r1, r2, r8, lsr #2 │ │ │ │ │ + adcseq r1, r2, r0, lsr r1 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ adcseq r0, r2, r0, ror #28 │ │ │ │ │ strheq r8, [r1], #32 │ │ │ │ │ adcseq r1, r2, r8, ror r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r8, [r1], #40 @ 0x28 │ │ │ │ │ @@ -1017876,35 +1017390,35 @@ │ │ │ │ │ sbceq r8, r1, r8, lsl r4 │ │ │ │ │ adcseq r1, r2, r0, asr r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrsbteq sl, [r7], r8 │ │ │ │ │ sbceq r8, r1, r0, asr #8 │ │ │ │ │ adcseq r1, r2, r0, lsr #4 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ - adcseq pc, r9, r8, ror #14 │ │ │ │ │ + umlalseq r1, r2, r8, r0 │ │ │ │ │ sbceq r8, r1, r8, ror #8 │ │ │ │ │ adcseq r1, r2, r0, ror r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq r1, r2, r8, r0 │ │ │ │ │ + adcseq pc, r9, r8, ror #14 │ │ │ │ │ smulleq r8, r1, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r8, [r1], #72 @ 0x48 │ │ │ │ │ umlalseq r1, r2, r0, r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrhteq sl, [r1], r0 │ │ │ │ │ sbceq r8, r1, r0, ror #9 │ │ │ │ │ adcseq r1, r2, r0, ror #4 │ │ │ │ │ adcseq r0, r2, r0, lsl fp │ │ │ │ │ - ldrsbteq r1, [r2], r8 │ │ │ │ │ + ldrshteq r9, [r1], r0 │ │ │ │ │ sbceq r8, r1, r8, lsl #10 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r1, r0, ror #11 │ │ │ │ │ + ldrsbteq r1, [r2], r8 │ │ │ │ │ sbceq r8, r1, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, asr r5 │ │ │ │ │ ldrsbteq r1, [r2], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1017938,31 +1017452,31 @@ │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r8, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, asr #13 │ │ │ │ │ - umlaleq r6, sp, r8, sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r2], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, ror #13 │ │ │ │ │ adcseq r1, r2, r0, lsl #7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, lsl r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r6, sp, r8, ror sl │ │ │ │ │ sbceq fp, r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsr r7 │ │ │ │ │ adcseq r1, r2, r0, lsr #6 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, ror #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r8, r6, r0, asr #20 │ │ │ │ │ sbceq fp, r2, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsl #15 │ │ │ │ │ adcseq r1, r2, r0, asr #7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r8, [r1], #112 @ 0x70 │ │ │ │ │ @@ -1017970,21 +1017484,21 @@ │ │ │ │ │ sbceq fp, r2, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r8, [r1], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, lsl #16 │ │ │ │ │ - adcseq r8, r6, r0, asr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq fp, r2, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsr #16 │ │ │ │ │ adcseq r1, r2, r0, lsl #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r8, r0, r8, lsl #10 │ │ │ │ │ + adcseq r8, r0, r8, lsl r5 │ │ │ │ │ sbceq r8, r1, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r2], #152 @ 0x98 │ │ │ │ │ adcseq r2, r5, r0, ror sl │ │ │ │ │ sbceq r8, r1, r8, ror r8 │ │ │ │ │ adcseq r1, r2, r0, lsr #7 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1017994,15 +1017508,15 @@ │ │ │ │ │ sbceq fp, r2, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r1, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, asr #17 │ │ │ │ │ adcseq r1, r2, r8, asr #8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r1, r2, r8, ror #4 │ │ │ │ │ + adcseq r1, r2, r8, asr r2 │ │ │ │ │ strdeq r8, [r1], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1018084,31 +1017598,31 @@ │ │ │ │ │ smulleq r8, r1, r8, fp │ │ │ │ │ ldrsbteq r1, [r2], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r2], #168 @ 0xa8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, sp, r0, lsr #12 │ │ │ │ │ sbceq r8, r1, r8, ror #23 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ addeq r2, r0, r0, lsl r2 │ │ │ │ │ - ldrdeq fp, [sp], r0 @ │ │ │ │ │ + adceq fp, sp, r0, ror #7 │ │ │ │ │ sbceq r8, r1, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ - adceq r1, sp, r0, lsr #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsr ip │ │ │ │ │ adcseq r1, r2, r0, asr r6 │ │ │ │ │ adcseq r1, r2, r0, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r8, ror #10 │ │ │ │ │ sbceq r8, r1, r0, ror #24 │ │ │ │ │ adcseq r1, r2, r0, asr #10 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r1, r2, r8, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r8, [r1], #192 @ 0xc0 │ │ │ │ │ adcseq r1, r2, r0, lsl r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1018124,15 +1017638,15 @@ │ │ │ │ │ sbceq r8, r1, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, ror fp │ │ │ │ │ adcseq r1, r5, r0, ror r6 │ │ │ │ │ sbceq r8, r1, r0, asr sp │ │ │ │ │ adcseq r1, r2, r0, asr #12 │ │ │ │ │ addeq r2, r0, r0, lsl r2 │ │ │ │ │ - adcseq r0, r5, r0, ror fp │ │ │ │ │ + adcseq r0, r5, r0, lsl #23 │ │ │ │ │ sbceq r8, r1, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, lsr #27 │ │ │ │ │ adcseq r1, r2, r0, ror #12 │ │ │ │ │ adcseq r1, r2, r0, lsr r6 │ │ │ │ │ @@ -1018140,25 +1017654,25 @@ │ │ │ │ │ sbceq r8, r1, r8, asr #27 │ │ │ │ │ adcseq r1, r2, r0, ror r6 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r8, [r1], #208 @ 0xd0 │ │ │ │ │ adcseq r1, r2, r0, lsl #13 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ - adcseq r2, r1, r0, lsr pc │ │ │ │ │ + adcseq fp, r6, r8, lsr r0 │ │ │ │ │ sbceq r8, r1, r8, lsl lr │ │ │ │ │ umlalseq r1, r2, r0, r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq fp, r6, r8, lsr r0 │ │ │ │ │ + adcseq r2, r1, r0, lsr pc │ │ │ │ │ sbceq r8, r1, r0, asr #28 │ │ │ │ │ adcseq r1, r2, r8, lsr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r1, r2, r8, lsl r4 │ │ │ │ │ adcseq r1, r2, r8, ror r4 │ │ │ │ │ - ldrsbteq r1, [r2], r8 │ │ │ │ │ + adcseq r1, r2, r8, asr #11 │ │ │ │ │ sbceq r8, r1, r8, ror #28 │ │ │ │ │ ldrhteq r1, [r2], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r1, r2, r0, lsr #13 │ │ │ │ │ smulleq r8, r1, r0, lr │ │ │ │ │ adcseq r1, r2, r8, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1018216,23 +1017730,23 @@ │ │ │ │ │ sbceq r9, r1, r8, asr r0 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, lsl #1 │ │ │ │ │ adcseq r4, r5, r8, lsr #11 │ │ │ │ │ sbceq fp, r2, r8, ror #23 │ │ │ │ │ - adcseq r1, r2, r8, ror r7 │ │ │ │ │ + adceq r5, sp, r0, lsr fp │ │ │ │ │ sbceq r9, r1, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r1, r2, r8, lsr #15 │ │ │ │ │ + adcseq r1, r2, r8, ror r7 │ │ │ │ │ ldrdeq r9, [r1], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, lsl ip │ │ │ │ │ - strdeq r5, [sp], r0 @ │ │ │ │ │ + ldrhteq r1, [r2], r8 │ │ │ │ │ strdeq r9, [r1], #8 │ │ │ │ │ ldrshteq r1, [r2], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r0, r5, r8, asr #31 │ │ │ │ │ sbceq r9, r1, r0, lsr #2 │ │ │ │ │ adcseq ip, r1, r0, asr sp │ │ │ │ │ sbceq fp, r2, r8, lsr ip │ │ │ │ │ @@ -1018244,59 +1017758,59 @@ │ │ │ │ │ sbceq r9, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r9, r1, r8, r1 │ │ │ │ │ adcseq r1, r2, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r4, r5, r0, asr #20 │ │ │ │ │ + adcseq r4, r5, r0, lsr #20 │ │ │ │ │ sbceq r9, r1, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, lsl #25 │ │ │ │ │ - ldrhteq r1, [r2], r8 │ │ │ │ │ + adcseq r1, r2, r8, asr #15 │ │ │ │ │ sbceq r9, r1, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r1, r2, r8, lsr #16 │ │ │ │ │ sbceq r9, r1, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r2], #192 @ 0xc0 │ │ │ │ │ - adcseq r1, r2, r8, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, lsr r2 │ │ │ │ │ adcseq r1, r2, r0, ror r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq sp, [r4], r0 │ │ │ │ │ ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r8, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, lsl #5 │ │ │ │ │ adcseq r1, r2, r0, lsl r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r1], #32 │ │ │ │ │ - ldrshteq sp, [r4], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, lsl #26 │ │ │ │ │ adcseq r2, r5, r0, lsr r6 │ │ │ │ │ ldrdeq r9, [r1], #40 @ 0x28 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r2, ip, r0, lsl #8 │ │ │ │ │ + ldrdeq r2, [ip], r8 @ │ │ │ │ │ sbceq r9, r1, r0, lsl #6 │ │ │ │ │ umlalseq r1, r5, r0, r0 │ │ │ │ │ sbceq fp, r2, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, asr sp │ │ │ │ │ - adcseq r1, r2, r8, asr #16 │ │ │ │ │ + adcseq r1, r2, r8, ror #16 │ │ │ │ │ sbceq r9, r1, r8, ror r3 │ │ │ │ │ ldrshteq r1, [r2], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, ror sp │ │ │ │ │ @@ -1018340,15 +1017854,15 @@ │ │ │ │ │ strheq r9, [r1], #72 @ 0x48 │ │ │ │ │ adcseq r1, r2, r8, lsl #19 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r3, r0, lsr #27 │ │ │ │ │ adcseq r1, r2, r0, lsr #19 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ - ldrhteq r3, [r1], r8 │ │ │ │ │ + umlalseq r3, r1, r8, r4 │ │ │ │ │ sbceq r9, r1, r0, ror #9 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ adcseq r1, r2, r0, lsr #21 │ │ │ │ │ sbceq r9, r1, r8, lsl #10 │ │ │ │ │ adcseq r1, r2, r0, asr #19 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ @@ -1018408,15 +1017922,15 @@ │ │ │ │ │ sbceq r9, r1, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq fp, r2, r0, lr │ │ │ │ │ ldrhteq r1, [r2], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, ror #14 │ │ │ │ │ - adcseq ip, r6, r0, asr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, lsl #15 │ │ │ │ │ adcseq r1, r2, r0, lsr sl │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq sl, r7, r0, lsr #18 │ │ │ │ │ strheq r9, [r1], #112 @ 0x70 │ │ │ │ │ @@ -1018432,37 +1017946,37 @@ │ │ │ │ │ adcseq r1, r2, r8, asr #21 │ │ │ │ │ adcseq r3, r5, r8, lsl #5 │ │ │ │ │ sbceq r9, r1, r8, lsr #16 │ │ │ │ │ umlalseq r1, r2, r0, fp │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, asr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r0, asr #9 │ │ │ │ │ sbceq fp, r2, r0, ror #29 │ │ │ │ │ adcseq r4, r8, r8, ror r0 │ │ │ │ │ sbceq r9, r1, r8, ror r8 │ │ │ │ │ adcseq r1, r2, r8, lsr fp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sp, r4, r8, lsl pc │ │ │ │ │ + adcseq sp, r4, r8, lsr #30 │ │ │ │ │ sbceq r9, r1, r0, lsr #17 │ │ │ │ │ umlalseq r3, r1, r0, r7 │ │ │ │ │ sbceq fp, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r1], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r0, lsr pc │ │ │ │ │ - adcseq r5, r2, r8, lsr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, lsl r9 │ │ │ │ │ adcseq r1, r2, r0, ror #24 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r5, r2, r8, lsr lr │ │ │ │ │ sbceq r9, r1, r0, asr #18 │ │ │ │ │ adcseq r1, r2, r8, ror fp │ │ │ │ │ addeq r2, r0, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ @@ -1018508,15 +1018022,15 @@ │ │ │ │ │ sbceq r9, r1, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r1, r2, r0, r9 │ │ │ │ │ adceq r0, sp, r8, ror lr │ │ │ │ │ sbceq r9, r1, r8, lsr #21 │ │ │ │ │ adcseq r1, r2, r0, asr #24 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - strhteq r2, [lr], r8 │ │ │ │ │ + adceq r2, lr, r8, lsr #23 │ │ │ │ │ ldrdeq r9, [r1], #160 @ 0xa0 │ │ │ │ │ adcseq r1, r2, r0, lsl ip │ │ │ │ │ adcseq r1, r2, r0, lsl #24 │ │ │ │ │ adcseq r1, r2, r0, asr #23 │ │ │ │ │ strdeq r9, [r1], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, asr pc │ │ │ │ │ @@ -1018544,27 +1018058,27 @@ │ │ │ │ │ sbceq r9, r1, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [r2], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, lsl ip │ │ │ │ │ adcseq r1, r2, r0, ror #25 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlalseq r1, r2, r8, ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq r1, r2, r8, ip │ │ │ │ │ sbceq r9, r1, r0, ror #24 │ │ │ │ │ adcseq r1, r2, r0, lsl #25 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r0, lsr r0 │ │ │ │ │ - adcseq r1, r2, r8, asr #25 │ │ │ │ │ + ldrsbteq r1, [r2], r8 │ │ │ │ │ strheq r9, [r1], #192 @ 0xc0 │ │ │ │ │ adcseq r1, r2, r0, lsr #26 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r1], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, asr r0 │ │ │ │ │ @@ -1018600,15 +1018114,15 @@ │ │ │ │ │ sbceq r9, r1, r8, lsl lr │ │ │ │ │ adcseq r1, r5, r0, asr #1 │ │ │ │ │ strdeq ip, [r2], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r4, r5, r0, lsr #21 │ │ │ │ │ + adcseq r4, r5, r0, asr #21 │ │ │ │ │ sbceq r9, r1, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r0, lsr #2 │ │ │ │ │ adcseq r6, r7, r8, lsr #6 │ │ │ │ │ smulleq r9, r1, r0, lr │ │ │ │ │ ldrsbteq r1, [r2], r0 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ @@ -1018664,19 +1018178,19 @@ │ │ │ │ │ sbceq sl, r1, r8 │ │ │ │ │ adcseq r1, r2, r0, ror #29 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, lsr r0 │ │ │ │ │ adceq r6, sp, r8, asr fp │ │ │ │ │ smulleq ip, r2, r8, r1 │ │ │ │ │ - ldrsbteq r1, [r2], r8 │ │ │ │ │ + adceq r2, ip, r0, lsl r3 │ │ │ │ │ sbceq sl, r1, r8, asr r0 │ │ │ │ │ adcseq r1, r2, r0, asr #29 │ │ │ │ │ addeq r2, r0, r0, lsl r2 │ │ │ │ │ - adceq r2, ip, r0, lsl r3 │ │ │ │ │ + ldrsbteq r1, [r2], r8 │ │ │ │ │ sbceq sl, r1, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r8, lsr #1 │ │ │ │ │ adcseq r1, r2, r0, ror #30 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ @@ -1018724,19 +1018238,19 @@ │ │ │ │ │ sbceq sl, r1, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ adcseq fp, r6, r8, asr #9 │ │ │ │ │ sbceq sl, r1, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ - ldrshteq r8, [r0], r0 │ │ │ │ │ + ldrsbteq r3, [r5], r0 │ │ │ │ │ strheq sl, [r1], #32 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrsbteq r3, [r5], r0 │ │ │ │ │ + ldrshteq r8, [r0], r0 │ │ │ │ │ ldrdeq sl, [r1], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r0, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, lsl #6 │ │ │ │ │ ldrsbteq r1, [r2], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1022476,15 +1021990,15 @@ │ │ │ │ │ sbceq ip, r2, r0, ror #4 │ │ │ │ │ adcseq r5, r2, r0, lsr sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, lsl #5 │ │ │ │ │ ldrsbteq r1, [r2], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r8, r0, r0, lsl #27 │ │ │ │ │ + adcseq r8, r0, r0, ror sp │ │ │ │ │ strheq ip, [r2], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r0, r5, r0, r4 │ │ │ │ │ adcseq r5, r2, r0, asr #20 │ │ │ │ │ umlalseq r2, r4, r0, r4 │ │ │ │ │ adcseq r5, r2, r0, ror #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1022502,15 +1022016,15 @@ │ │ │ │ │ sbceq sl, r1, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [fp], r0 @ │ │ │ │ │ umlalseq r5, r2, r0, sl │ │ │ │ │ ldrhteq r2, [r4], r8 │ │ │ │ │ - adcseq r1, r2, r8, lsr #29 │ │ │ │ │ + ldrhteq r1, [r2], r8 │ │ │ │ │ sbceq sl, r1, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, ror #9 │ │ │ │ │ adcseq r5, r2, r0, asr sl │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r5, r2, r0, lsl #21 │ │ │ │ │ sbceq sl, r1, r0, lsr #7 │ │ │ │ │ @@ -1022524,15 +1022038,15 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [r1], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, ror #9 │ │ │ │ │ adcseq r5, r2, r8, ror #21 │ │ │ │ │ adcseq r2, r4, r8, lsl #10 │ │ │ │ │ - adcseq r5, r2, r0, asr #28 │ │ │ │ │ + adcseq r5, r2, r0, lsr #28 │ │ │ │ │ sbceq ip, r2, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, lsr r5 │ │ │ │ │ adcseq r5, r2, r0, lsl fp │ │ │ │ │ adcseq r2, r4, r0, lsr r5 │ │ │ │ │ adcseq r5, r2, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1022586,15 +1022100,15 @@ │ │ │ │ │ sbceq ip, r2, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ ldrdeq r4, [r0], r0 │ │ │ │ │ sbceq sl, r1, r0, lsl #11 │ │ │ │ │ - adceq r1, lr, r8, ror #16 │ │ │ │ │ + adceq r1, lr, r8, ror r8 │ │ │ │ │ sbceq ip, r2, r0, asr #8 │ │ │ │ │ addeq r8, r2, r8, lsr #23 │ │ │ │ │ adcseq r2, r4, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r8, lsr #11 │ │ │ │ │ adcseq r5, r2, r0, lsr ip │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1022610,15 +1022124,15 @@ │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r8, ip, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r8, asr r5 │ │ │ │ │ adcseq r5, r2, r0, asr #24 │ │ │ │ │ adcseq r2, r4, r0, lsl #11 │ │ │ │ │ - adceq r1, lr, r8, asr #26 │ │ │ │ │ + adceq r1, lr, r8, lsr sp │ │ │ │ │ sbceq sl, r1, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq ip, r2, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r8, asr #12 │ │ │ │ │ adcseq r5, r2, r8, lsl #25 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1022634,15 +1022148,15 @@ │ │ │ │ │ sbceq sl, r1, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r0, ror #9 │ │ │ │ │ adcseq r5, r2, r0, lsl #25 │ │ │ │ │ sbceq sl, r1, r8, ror #13 │ │ │ │ │ adcseq r5, r2, r8, asr #25 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r6, sp, r0, asr r4 │ │ │ │ │ + adceq r6, sp, r8, lsl #9 │ │ │ │ │ sbceq sl, r1, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r8, lsr r7 │ │ │ │ │ adcseq r5, r2, r8, ror #24 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1022666,15 +1022180,15 @@ │ │ │ │ │ sbceq sl, r1, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r0, lsl #11 │ │ │ │ │ umlalseq r5, r2, r0, ip │ │ │ │ │ sbceq sl, r1, r8, lsr #16 │ │ │ │ │ adcseq r5, r2, r0, ror sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r7, sp, r0, asr #25 │ │ │ │ │ + strhteq r7, [sp], r0 │ │ │ │ │ sbceq sl, r1, r0, asr r8 │ │ │ │ │ adcseq r5, r2, r0, asr #26 │ │ │ │ │ addseq r4, sp, r0, lsl #1 │ │ │ │ │ adcseq r5, r2, r8, asr #26 │ │ │ │ │ addseq r4, sl, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq pc, sl, r8, lsl r5 @ │ │ │ │ │ @@ -1022694,55 +1022208,55 @@ │ │ │ │ │ ldrdeq ip, [r2], #80 @ 0x50 │ │ │ │ │ adcseq r5, r2, r0, lsl sp │ │ │ │ │ sbceq sl, r1, r8, asr #17 │ │ │ │ │ ldrhteq r5, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r5, r2, r8, lsl #27 │ │ │ │ │ strdeq sl, [r1], #128 @ 0x80 │ │ │ │ │ - adceq r9, sp, r0, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [r2], #88 @ 0x58 │ │ │ │ │ adcseq r9, r0, r8, ror #14 │ │ │ │ │ sbceq sl, r1, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, asr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r9, sp, r0, lsl r7 │ │ │ │ │ sbceq ip, r2, r0, lsr #12 │ │ │ │ │ ldrhteq ip, [r1], r0 │ │ │ │ │ sbceq sl, r1, r8, ror #18 │ │ │ │ │ ldrshteq r5, [r2], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ umlalseq r5, r2, r8, sp │ │ │ │ │ smulleq sl, r1, r0, r9 │ │ │ │ │ - adcseq r0, r2, r0, ror #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, asr #12 │ │ │ │ │ ldrsbteq r5, [r2], r8 │ │ │ │ │ strheq sl, [r1], #152 @ 0x98 │ │ │ │ │ umlalseq r5, r2, r0, sp │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r5, r2, r8, ror #27 │ │ │ │ │ sbceq sl, r1, r0, ror #19 │ │ │ │ │ - ldrshteq r2, [r1], r0 │ │ │ │ │ + ldrsbteq r2, [r1], r0 │ │ │ │ │ sbceq ip, r2, r0, ror r6 │ │ │ │ │ ldrshteq r5, [r2], r8 │ │ │ │ │ sbceq sl, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r2, r0, lsr lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r6, fp, r8, lsl #14 │ │ │ │ │ smulleq ip, r2, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r9, r8, r8, lsl r2 │ │ │ │ │ sbceq sl, r1, r0, lsl #21 │ │ │ │ │ - adceq r6, fp, r8, lsl #14 │ │ │ │ │ + adcseq r0, r2, r0, lsr sp │ │ │ │ │ sbceq ip, r2, r0, asr #13 │ │ │ │ │ adcseq r5, r2, r8, lsl #28 │ │ │ │ │ sbceq sl, r1, r8, lsr #21 │ │ │ │ │ adcseq r5, r2, r0, ror lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r5, r2, r8, asr #28 │ │ │ │ │ ldrdeq sl, [r1], #160 @ 0xa0 │ │ │ │ │ @@ -1022750,23 +1022264,23 @@ │ │ │ │ │ sbceq ip, r2, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [r1], #168 @ 0xa8 │ │ │ │ │ adcseq r5, r2, r0, lsl lr │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r9, r1, r0, lsr r3 │ │ │ │ │ sbceq sl, r1, r0, lsr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r5, sp, r0, ror #17 │ │ │ │ │ sbceq ip, r2, r0, lsl r7 │ │ │ │ │ ldrdeq ip, [sp], r8 @ │ │ │ │ │ sbceq sl, r1, r8, asr #22 │ │ │ │ │ ldrhteq r5, [r2], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, ror fp │ │ │ │ │ - adceq r5, sp, r0, ror #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, lsr r7 │ │ │ │ │ adcseq r5, r2, r8, asr lr │ │ │ │ │ smulleq sl, r1, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, asr #23 │ │ │ │ │ @@ -1022788,31 +1022302,31 @@ │ │ │ │ │ sbceq sl, r1, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq ip, [r2], #112 @ 0x70 │ │ │ │ │ ldrshteq r5, [r2], r8 │ │ │ │ │ sbceq sl, r1, r8, lsl #25 │ │ │ │ │ adcseq r5, r2, r0, lsr pc │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r5, r2, r8, lsl #30 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sl, [r1], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r2], #120 @ 0x78 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r5, r2, r8, lsl #30 │ │ │ │ │ ldrdeq sl, [r1], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r5, r2, r8, lsl pc │ │ │ │ │ + adcseq r5, r2, r8, lsr #30 │ │ │ │ │ sbceq sl, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r0, lsl #16 │ │ │ │ │ adcseq r5, r2, r8, lsr pc │ │ │ │ │ sbceq sl, r1, r8, lsr #26 │ │ │ │ │ adcseq r5, r2, r0, ror pc │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r4, r5, r0, lsr r8 │ │ │ │ │ + adcseq r4, r5, r0, asr #16 │ │ │ │ │ sbceq sl, r1, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r8, ror sp │ │ │ │ │ adcseq r5, r2, r0, lsl pc │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1025341,19 +1024855,19 @@ │ │ │ │ │ sbceq lr, r8, r5, lsl r7 │ │ │ │ │ adcseq r7, r9, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ sbceq lr, r8, r9, asr #10 │ │ │ │ │ adcseq r7, r9, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ sbceq lr, r8, r9, lsr #9 │ │ │ │ │ adcseq r7, r9, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq pc, r3, r8, lsr #6 │ │ │ │ │ + adcseq pc, r3, r0, lsl #6 │ │ │ │ │ sbceq lr, r8, r5, lsr r4 │ │ │ │ │ adcseq r7, r9, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, asr r8 │ │ │ │ │ sbceq lr, r8, sp, lsl #7 │ │ │ │ │ adcseq r7, r9, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1025363,67 +1024877,67 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq sl, r3, r8, ror r8 │ │ │ │ │ sbceq lr, r8, r9, lsr r2 │ │ │ │ │ adcseq r7, r9, r0, asr #14 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ addeq r2, sl, r0, lsl #23 │ │ │ │ │ - svccc 0x00cf6070 │ │ │ │ │ + stclcc 0, cr13, [r4], {112} @ 0x70 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smulleq r6, r9, r0, r6 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq lr, r9, r8, ror #17 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq ip, r7, r8, lsr #15 │ │ │ │ │ - svccc 0x00cf66fc │ │ │ │ │ + stclcc 6, cr13, [r4], {252} @ 0xfc │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq lr, r2, r8, ror #18 │ │ │ │ │ rscseq fp, r0, r9, ror lr │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ ldrhteq r8, [r7], #-160 @ 0xffffff60 │ │ │ │ │ - svccc 0x00cf68a4 │ │ │ │ │ + stclcc 8, cr13, [r4], {164} @ 0xa4 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, ror r1 │ │ │ │ │ sbceq r1, r9, r1, ror #26 │ │ │ │ │ ldrsbeq lr, [r3], #16 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq lr, r2, r0, ror #19 │ │ │ │ │ strheq r1, [r9], #217 @ 0xd9 │ │ │ │ │ ldrsbeq lr, [r3], #16 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ strheq sp, [r7], #96 @ 0x60 │ │ │ │ │ - svccc 0x00cf68a8 │ │ │ │ │ + stclcc 8, cr13, [r4], {168} @ 0xa8 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r6, r9, r8, lsl #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r3, [r3], #72 @ 0x48 │ │ │ │ │ sbceq fp, sl, r5, asr #4 │ │ │ │ │ sbcseq r0, r4, r8, ror #3 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq lr, r9, r8, ror #16 │ │ │ │ │ - svccc 0x00cfc870 │ │ │ │ │ + stclcc 8, cr3, [r5], {112} @ 0x70 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq lr, r9, r8, lsl #6 │ │ │ │ │ - svccc 0x00cfca14 │ │ │ │ │ + vstmiacc r5, {s7-s26} │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq lr, r9, r0, lsl #12 │ │ │ │ │ - svccc 0x00cfca18 │ │ │ │ │ + vstmiacc r5, {s7-s30} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, asr sl │ │ │ │ │ sbceq r5, r9, r9, ror #19 │ │ │ │ │ sbcseq r1, r4, r0, lsr #30 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r7, r2, r8, asr #17 │ │ │ │ │ mlaeq r6, r5, r2, r2 │ │ │ │ │ @@ -1025547,35 +1025061,35 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrsbteq lr, [pc], #-136 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq lr, r9, r8, lsl r8 │ │ │ │ │ - svccc 0x00cfe42c │ │ │ │ │ + stclcc 4, cr5, [r5], {44} @ 0x2c │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r6, r9, r0, lsl #13 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ smulleq lr, r9, r0, sp │ │ │ │ │ - svccc 0x00cfeab8 │ │ │ │ │ + vstmiacc r5, {s11-s194} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq sp, r7, r0, lsl #8 │ │ │ │ │ - svccc 0x00cfeabc │ │ │ │ │ + vstmiacc r5, {s11-s198} │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smulleq lr, r9, r8, lr │ │ │ │ │ - svccc 0x00cfec60 │ │ │ │ │ + stclcc 12, cr5, [r5], {96} @ 0x60 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbceq lr, r9, r0, lsl #17 │ │ │ │ │ - svccc 0x00cfec64 │ │ │ │ │ + stclcc 12, cr5, [r5], {100} @ 0x64 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq lr, r9, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq lr, r9, r8, asr #27 │ │ │ │ │ @@ -1025673,15 +1025187,15 @@ │ │ │ │ │ smulleq sp, r7, r8, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq sp, r7, r8, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r0, lsr r5 │ │ │ │ │ + sbceq r2, r3, r8, lsl #10 │ │ │ │ │ rscseq fp, r0, r1, asr #21 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq r8, r7, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ @@ -1030049,15 +1029563,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r2, [r8], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ sbcseq r0, r4, r0, lsl #22 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r3, pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -1030751,15 +1030265,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r2, r8, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ sbcseq sp, r3, r8, ror #18 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adcseq sl, r2, r8, asr pc │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adceq ip, sp, r0, lsl ip │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1030855,15 +1030369,15 @@ │ │ │ │ │ sbcseq sp, r3, r8, lsl #27 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r2, r8, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ ldrheq lr, [r3], #216 @ 0xd8 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, r7, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -1034187,15 +1033701,15 @@ │ │ │ │ │ ... │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r2, [r8], #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ adcseq ip, fp, r0, ror #7 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adceq r0, fp, r8, lsl r9 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ adceq r8, fp, r8, asr sp │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1034507,15 +1034021,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r2, r8, r8, lsr pc │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ adcseq r4, lr, r0, ror r1 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adceq r0, fp, r8, lsl r9 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ strdeq r3, [lr], r8 @ │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1034962,15 +1034476,15 @@ │ │ │ │ │ umlalseq r8, r4, r0, fp │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r3, r8, r0, asr r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ adcseq r4, lr, r8, lsr r6 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adceq r0, fp, r8, asr sl │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ adceq pc, fp, r0, lsr #11 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1035476,15 +1034990,15 @@ │ │ │ │ │ sbcseq r5, r4, r8, lsr pc │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq sp, r7, r0, r6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ sbcseq r5, r4, r8, lsr pc │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r0, lsr r5 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r1, r9, r0, lsr #32 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ sbcseq r6, r4, r0, asr #20 │ │ │ │ │ @@ -1035587,15 +1035101,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, r9, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adceq r0, fp, r0, asr #18 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ adceq r5, fp, r0, asr r2 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1035643,15 +1035157,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, r9, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ adceq r0, fp, r8, asr sl │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ adceq r5, fp, r0, lsr #16 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1035827,15 +1035341,15 @@ │ │ │ │ │ sbcseq r6, r4, r0, lsr #24 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, r9, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r3, sp, lsr #23 │ │ │ │ │ adceq r0, pc, r8, lsl #12 │ │ │ │ │ sbcseq r9, r5, r8, ror #12 │ │ │ │ │ sbcseq sp, r4, r0, lsl r4 │ │ │ │ │ @@ -1036820,15 +1036334,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r5, r0 │ │ │ │ │ ldrdeq r7, [pc], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ sbcseq r8, r5, r8, ror #27 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r5, r0 │ │ │ │ │ sbceq r0, fp, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ @@ -1040907,19 +1040421,19 @@ │ │ │ │ │ adceq r1, ip, r0, lsl #18 │ │ │ │ │ adceq r1, ip, r0, lsl r9 │ │ │ │ │ addeq r1, r0, r0, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, ror sp │ │ │ │ │ + rsbseq r6, r7, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - adcseq r8, r2, r8, lsl #14 │ │ │ │ │ - ldrsbeq r1, [sp, #-176] @ 0xffffff50 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + @ instruction: 0x012fc528 │ │ │ │ │ + tsteq r3, r0, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ adcseq r7, r3, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r3, r7, r0, lsl pc │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -1040947,19 +1040461,19 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, lsl r4 │ │ │ │ │ + addeq r3, sp, r8, ror sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - @ instruction: 0x012fc528 │ │ │ │ │ - tsteq r3, r0, asr r6 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + adcseq r8, r2, r8, lsl #14 │ │ │ │ │ + ldrsbeq r1, [sp, #-176] @ 0xffffff50 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1041869,29 +1041383,29 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ adceq sp, ip, r8, asr r8 │ │ │ │ │ addeq r1, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, ror sl │ │ │ │ │ + ldrhteq r7, [r7], #-112 @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl, lsl r0 │ │ │ │ │ - adcseq ip, r4, r8, ror ip │ │ │ │ │ - cmpeq lr, r0, asr #19 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + tsteq r1, r8, asr #17 @ │ │ │ │ │ + cmpeq r3, r0, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r7, [r7], #-112 @ 0xffffff90 │ │ │ │ │ + rsbseq r6, r7, r8, ror sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - tsteq r1, r8, asr #17 @ │ │ │ │ │ - cmpeq r3, r0, asr #6 │ │ │ │ │ + andeq r0, r0, sl, lsl r0 │ │ │ │ │ + adcseq ip, r4, r8, ror ip │ │ │ │ │ + cmpeq lr, r0, asr #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, sp, r0, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1042003,15 +1041517,15 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [pc], #-120 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ adcseq r7, r4, r0, lsr #3 │ │ │ │ │ - adcseq r7, r5, r8, asr r3 │ │ │ │ │ + adcseq r7, r5, r8, lsl #7 │ │ │ │ │ strdeq r1, [r0], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ adcseq r8, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -1042059,29 +1041573,29 @@ │ │ │ │ │ cmpeq r1, r8, asr #25 │ │ │ │ │ @ instruction: 0x0157d590 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sp, r8, lsl #29 │ │ │ │ │ + ldrshteq r5, [r7], #-128 @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - @ instruction: 0x012fea28 │ │ │ │ │ - cmpeq fp, r0, asr r6 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + cmpeq r0, r8, lsr #10 │ │ │ │ │ + ldrheq r0, [fp, #-192] @ 0xffffff40 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r5, [r7], #-128 @ 0xffffff80 │ │ │ │ │ + addeq r1, sp, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - cmpeq r0, r8, lsr #10 │ │ │ │ │ - ldrheq r0, [fp, #-192] @ 0xffffff40 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + @ instruction: 0x012fea28 │ │ │ │ │ + cmpeq fp, r0, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r7, [r7], #-16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1042139,29 +1041653,29 @@ │ │ │ │ │ adcseq ip, r4, r8, lsr #9 │ │ │ │ │ cmneq r2, r8, asr #3 │ │ │ │ │ addeq r1, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, lsr #17 │ │ │ │ │ + ldrdeq r1, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x012fe608 │ │ │ │ │ - cmneq r2, r8, ror #29 │ │ │ │ │ + andeq r0, r0, r9, lsl r0 │ │ │ │ │ + hvceq 5608 @ 0x15e8 │ │ │ │ │ + @ instruction: 0x010dfbb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r1, [sp], r8 │ │ │ │ │ + rsbseq r5, r7, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9, lsl r0 │ │ │ │ │ - hvceq 5608 @ 0x15e8 │ │ │ │ │ - @ instruction: 0x010dfbb0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x012fe608 │ │ │ │ │ + cmneq r2, r8, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ ldrhteq r8, [r3], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x007f7890 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -1042431,19 +1041945,19 @@ │ │ │ │ │ adcseq r8, r2, r8, lsr #7 │ │ │ │ │ ldrsheq r6, [fp, #-176] @ 0xffffff50 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsr #4 │ │ │ │ │ + rsbseq r5, r7, r8, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - cmpeq r0, r8, ror #10 │ │ │ │ │ - cmpeq fp, r0, lsr #11 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + sbcseq r7, r4, r8, lsl #25 │ │ │ │ │ + cmpeq r9, r8, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1042631,19 +1042145,19 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ adceq r4, sp, r0, lsr #16 │ │ │ │ │ addeq r1, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, ror #8 │ │ │ │ │ + addeq r3, sp, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - sbcseq r7, r4, r8, lsl #25 │ │ │ │ │ - cmpeq r9, r8, asr r6 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + cmpeq r0, r8, ror #10 │ │ │ │ │ + cmpeq fp, r0, lsr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, ror r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1042671,29 +1042185,29 @@ │ │ │ │ │ @ instruction: 0x012fe3b8 │ │ │ │ │ @ instruction: 0x0113e4b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, ror #9 │ │ │ │ │ + addeq r3, sp, r8, ror #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - ldrheq r7, [r4], #216 @ 0xd8 │ │ │ │ │ - tsteq lr, r0, lsr sl │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq r0, sl, r8, lsr #30 │ │ │ │ │ + tsteq sl, r8, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, ror #15 │ │ │ │ │ + addeq r3, sp, r8, ror #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq r0, sl, r8, lsr #30 │ │ │ │ │ - tsteq sl, r8, asr r7 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + ldrheq r7, [r4], #216 @ 0xd8 │ │ │ │ │ + tsteq lr, r0, lsr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [pc], #-48 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1043467,15 +1042981,15 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, lr, r8, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ rsbeq lr, pc, r8, asr #13 │ │ │ │ │ - ldrhteq r9, [r5], r0 │ │ │ │ │ + adcseq r9, r5, r0, ror #13 │ │ │ │ │ addeq r1, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1045123,15 +1044637,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq pc, r1, r8, r1 @ │ │ │ │ │ @ instruction: 0x0125701d │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, asr r5 │ │ │ │ │ + sbceq r2, r0, r0, lsl #11 │ │ │ │ │ rscseq r9, r7, sp, asr r1 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r2, [r2], #40 @ 0x28 │ │ │ │ │ smlawbeq r5, sp, r2, r6 │ │ │ │ │ @@ -1046524,15 +1046038,15 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, lr, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ umlalseq r6, r4, r0, r2 │ │ │ │ │ - adcseq r1, r1, r0, lsl #25 │ │ │ │ │ + adcseq r1, r1, r0, lsr sp │ │ │ │ │ strdeq r1, [r0], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, lr, r8, ror #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1046774,15 +1046288,15 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ ldrdeq r4, [r9], #16 @ │ │ │ │ │ - adcseq r5, r0, r0, lsr #8 │ │ │ │ │ + adcseq r5, r0, r8, lsl r5 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r0, asr r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1047044,15 +1046558,15 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r0, lsr r2 @ │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ ldrhteq r7, [r4], r0 │ │ │ │ │ - adceq ip, pc, r8, lsl r5 @ │ │ │ │ │ + adceq ip, pc, r0, asr r5 @ │ │ │ │ │ strdeq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r0, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1047088,25 +1046602,25 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq r4, r0, lsl r7 │ │ │ │ │ + cmneq r4, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - @ instruction: 0x011bf490 │ │ │ │ │ + tsteq fp, r0, lsl #8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], r0 │ │ │ │ │ @@ -1048032,29 +1047546,29 @@ │ │ │ │ │ strdeq lr, [pc, -r8]! │ │ │ │ │ cmpeq r3, r0, ror #2 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq pc, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ │ + rsbseq pc, lr, r0, lsr r4 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq r1, r8, asr r3 @ │ │ │ │ │ - ldrheq r4, [r3, #-48] @ 0xffffffd0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + @ instruction: 0x012fc718 │ │ │ │ │ + cmpeq ip, r0, asr #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r0, lsr r4 @ │ │ │ │ │ + ldrshteq pc, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - @ instruction: 0x012fc718 │ │ │ │ │ - cmpeq ip, r0, asr #7 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq r1, r8, asr r3 @ │ │ │ │ │ + ldrheq r4, [r3, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, lr, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1048162,14 +1047676,24 @@ │ │ │ │ │ cmpeq r1, r8, lsl #22 │ │ │ │ │ tsteq r8, r8, lsl #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq pc, lr, r8, lsr #12 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + adcseq ip, r4, r8, asr #5 │ │ │ │ │ + smceq 6848 @ 0x1ac0 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x007ef598 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ smlawbeq pc, r8, sl, ip @ │ │ │ │ │ cmneq r0, r8, asr #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1048182,24 +1047706,14 @@ │ │ │ │ │ rscseq r0, sl, r8, asr #13 │ │ │ │ │ cmpeq r9, r8, lsr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r8, lsr #12 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - adcseq ip, r4, r8, asr #5 │ │ │ │ │ - smceq 6848 @ 0x1ac0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x007ef090 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ cmpeq r0, r8, lsr #28 │ │ │ │ │ ldrsheq r1, [lr, #-208] @ 0xffffff30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1048564,29 +1048078,29 @@ │ │ │ │ │ ldrdeq lr, [pc, -r8]! │ │ │ │ │ cmpeq sp, r8, ror #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r8, ror r8 @ │ │ │ │ │ + rsbseq pc, lr, r8, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - @ instruction: 0x012fc6a8 │ │ │ │ │ - tsteq r9, r8, lsr #22 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + adcseq r8, r2, r8, lsl r7 │ │ │ │ │ + @ instruction: 0x0154dc98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r8, asr #8 │ │ │ │ │ + rsbseq pc, lr, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - adcseq r8, r2, r8, lsl r7 │ │ │ │ │ - @ instruction: 0x0154dc98 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + @ instruction: 0x012fc6a8 │ │ │ │ │ + tsteq r9, r8, lsr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -1049836,19 +1049350,19 @@ │ │ │ │ │ smullseq r3, r4, r8, r8 │ │ │ │ │ adcseq fp, r7, r0, lsl #16 │ │ │ │ │ addeq r1, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq pc, [lr], #-136 @ 0xffffff78 @ │ │ │ │ │ + rsbseq pc, lr, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - sbcseq r7, r4, r8, lsr #30 │ │ │ │ │ - ldrheq sl, [ip, #-176] @ 0xffffff50 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + smlawteq pc, r8, r6, lr @ │ │ │ │ │ + cmneq r0, r8, lsr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1049866,39 +1049380,39 @@ │ │ │ │ │ cmpeq r1, r8, asr #2 │ │ │ │ │ @ instruction: 0x015e1b98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r8, lsr #13 │ │ │ │ │ + ldrsbteq pc, [lr], #-136 @ 0xffffff78 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - smlawteq pc, r8, r6, lr @ │ │ │ │ │ - cmneq r0, r8, lsr #24 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + sbcseq r7, r4, r8, lsr #30 │ │ │ │ │ + ldrheq sl, [ip, #-176] @ 0xffffff50 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r8, asr #2 │ │ │ │ │ + rsbseq pc, lr, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - cmpeq r1, r8, ror #31 │ │ │ │ │ - tsteq r3, r0, ror #29 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + sbcseq r7, r4, r8, lsr #25 │ │ │ │ │ + tsteq sl, r8, lsl #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r0, lsr #18 │ │ │ │ │ + rsbseq pc, lr, r8, asr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - sbcseq r7, r4, r8, lsr #25 │ │ │ │ │ - tsteq sl, r8, lsl #31 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + cmpeq r1, r8, ror #31 │ │ │ │ │ + tsteq r3, r0, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, lr, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1050166,29 +1049680,29 @@ │ │ │ │ │ sbcseq r7, r4, r8, lsr pc │ │ │ │ │ tsteq sp, r0, lsl ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq lr, [lr], #-240 @ 0xffffff10 │ │ │ │ │ + rsbseq pc, lr, r0, asr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - cmpeq r1, r8, ror r2 │ │ │ │ │ - ldrsheq r3, [r2, #-168] @ 0xffffff58 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + cmpeq r1, r8, lsr #32 │ │ │ │ │ + tsteq r3, r8, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r0, asr #32 │ │ │ │ │ + ldrshteq lr, [lr], #-240 @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - cmpeq r1, r8, lsr #32 │ │ │ │ │ - tsteq r3, r8, ror #12 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + cmpeq r1, r8, ror r2 │ │ │ │ │ + ldrsheq r3, [r2, #-168] @ 0xffffff58 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, lr, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1050386,29 +1049900,29 @@ │ │ │ │ │ adcseq ip, r4, r8, asr pc │ │ │ │ │ smlabbeq sp, r8, r0, r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r0, lsr #16 │ │ │ │ │ + ldrsbteq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl, lsl r0 │ │ │ │ │ - strdeq lr, [pc, -r8]! │ │ │ │ │ - tsteq r5, r0, ror #22 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x012fe4a8 │ │ │ │ │ + ldrheq fp, [r6, #-0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ │ + rsbseq pc, lr, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x012fe4a8 │ │ │ │ │ - ldrheq fp, [r6, #-0] │ │ │ │ │ + andeq r0, r0, sl, lsl r0 │ │ │ │ │ + strdeq lr, [pc, -r8]! │ │ │ │ │ + tsteq r5, r0, ror #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [lr], #-104 @ 0xffffff98 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1050458,29 +1049972,29 @@ │ │ │ │ │ rscseq r0, sl, r8, ror sp │ │ │ │ │ adcseq r4, r9, r0, ror #20 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r0, lsr #13 │ │ │ │ │ + @ instruction: 0x007ef390 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r8, lsr #29 │ │ │ │ │ - ldrsbeq pc, [r1, #-40] @ 0xffffffd8 @ │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + cmpeq r1, r8, ror #28 │ │ │ │ │ + @ instruction: 0x01161db0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007ef390 │ │ │ │ │ + rsbseq pc, lr, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - cmpeq r1, r8, ror #28 │ │ │ │ │ - @ instruction: 0x01161db0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r1, r8, lsr #29 │ │ │ │ │ + ldrsbeq pc, [r1, #-40] @ 0xffffffd8 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, lr, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1050508,29 +1050022,29 @@ │ │ │ │ │ strdeq r3, [r0, #-232] @ 0xffffff18 │ │ │ │ │ tsteq r6, r0, asr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, lr, r0, lsl #18 │ │ │ │ │ + ldrsbteq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - @ instruction: 0x012fc768 │ │ │ │ │ - @ instruction: 0x011c6290 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x012fcee8 │ │ │ │ │ + cmpeq lr, r0, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ │ + rsbseq pc, lr, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x012fcee8 │ │ │ │ │ - cmpeq lr, r0, ror #12 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + @ instruction: 0x012fc768 │ │ │ │ │ + @ instruction: 0x011c6290 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1050868,24 +1050382,14 @@ │ │ │ │ │ sbcseq r7, r4, r8, asr #15 │ │ │ │ │ cmpeq sp, r0, ror r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq pc, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r1, r8, asr lr │ │ │ │ │ - cmneq r0, r0, lsr #21 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ tsteq r1, r8, lsl #13 @ │ │ │ │ │ tsteq ip, r8, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1050908,14 +1050412,24 @@ │ │ │ │ │ @ instruction: 0x012fe718 │ │ │ │ │ @ instruction: 0x015cbe90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq pc, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r1, r8, asr lr │ │ │ │ │ + cmneq r0, r0, lsr #21 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, lr, r8, ror #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq ip, r4, r8, lsl #19 │ │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1051058,29 +1050572,29 @@ │ │ │ │ │ ldrsbeq r7, [r4], #216 @ 0xd8 │ │ │ │ │ cmneq r2, r0, ror #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, asr #4 │ │ │ │ │ + addeq r3, sp, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldrheq r6, [r1, #-248] @ 0xffffff08 │ │ │ │ │ - cmpeq r2, r8, lsr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r1, r8, asr #28 │ │ │ │ │ + @ instruction: 0x015b6f98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsl #29 │ │ │ │ │ + addeq r3, sp, r0, asr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r1, r8, asr #28 │ │ │ │ │ - @ instruction: 0x015b6f98 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ldrheq r6, [r1, #-248] @ 0xffffff08 │ │ │ │ │ + cmpeq r2, r8, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1051338,29 +1050852,29 @@ │ │ │ │ │ smlaltbeq r3, r0, r8, r0 │ │ │ │ │ cmpeq r8, r8, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsl #16 │ │ │ │ │ + rsbseq r7, r7, r0, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - cmpeq r1, r8, ror #4 │ │ │ │ │ - cmpeq r3, r0, asr r2 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + smullseq r7, r4, r8, r2 │ │ │ │ │ + strheq r7, [r1, #-56]! @ 0xffffffc8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r0, ror #6 │ │ │ │ │ + rsbseq r5, r7, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - smullseq r7, r4, r8, r2 │ │ │ │ │ - strheq r7, [r1, #-56]! @ 0xffffffc8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + cmpeq r1, r8, ror #4 │ │ │ │ │ + cmpeq r3, r0, asr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00776998 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1051408,29 +1050922,29 @@ │ │ │ │ │ ldrdeq lr, [pc, -r8]! │ │ │ │ │ cmpeq r9, r0, lsr #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsl r5 │ │ │ │ │ + rsbseq r7, r7, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - cmpeq r0, r8, lsl #14 │ │ │ │ │ - tsteq r9, r8, asr #13 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r1, r8, asr #18 @ │ │ │ │ │ + cmpeq r5, r0, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r0, lsl #4 │ │ │ │ │ + addeq r3, sp, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r1, r8, asr #18 @ │ │ │ │ │ - cmpeq r5, r0, lsl #6 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + cmpeq r0, r8, lsl #14 │ │ │ │ │ + tsteq r9, r8, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1053446,16 +1052960,16 @@ │ │ │ │ │ addseq sp, r4, r8, ror #23 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r9, r9, r8, asr #26 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r9, r9, r0, ror #26 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ @@ -1053904,17 +1053418,17 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq sl, r9, r8, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r1, [sp, -r0] │ │ │ │ │ + strdeq r1, [sp, -r8] │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, ip, asr #27 │ │ │ │ │ + @ instruction: 0x3dba3a54 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, ip, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ │ @@ -1054797,15 +1054311,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, r9, r0, ror #21 │ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbteq pc, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ │ + @ instruction: 0x0079f298 │ │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq pc, r9, r0, ror #16 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -1054887,15 +1054401,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fa390 │ │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x0079f298 │ │ │ │ │ + rsbseq pc, r9, r0, ror #4 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq pc, r9, r8, asr r4 @ │ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ @@ -1054971,15 +1054485,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, r9, r0, asr fp │ │ │ │ │ muleq r0, r1, r0 │ │ │ │ │ muleq r0, r1, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq pc, r9, r0, ror #4 │ │ │ │ │ + rsbseq pc, r9, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r6, [lr], #-184 @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -1055103,15 +1054617,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r0, [sl], #-8 │ │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, lsr #11 │ │ │ │ │ + rsbseq r0, sl, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, lr, r8, ror #24 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -1055175,15 +1054689,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r6, [lr], #-200 @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, lsl r3 │ │ │ │ │ + rsbseq r0, sl, r0, lsl #5 │ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, lr, r8, asr #25 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -1055253,21 +1054767,21 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r0, sl, r0, lsr #3 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, ror #7 │ │ │ │ │ + rsbseq r0, sl, r0, asr r3 │ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007a0498 │ │ │ │ │ + rsbseq r0, sl, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, lr, r8, lsr sp │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -1055355,15 +1054869,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, pc, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, asr r2 │ │ │ │ │ + ldrsbteq r0, [sl], #-88 @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, sp, lsl #1 │ │ │ │ │ andeq r0, r0, sp, lsl #1 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r6, [lr], #-216 @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -1055463,27 +1054977,27 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrhteq r0, [sl], #-56 @ 0xffffffc8 │ │ │ │ │ + rsbseq r0, sl, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, ror #5 │ │ │ │ │ + rsbseq r0, sl, r8, asr #4 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, lsr r4 │ │ │ │ │ + @ instruction: 0x007a0398 │ │ │ │ │ andeq r0, r0, r2, asr r0 │ │ │ │ │ andeq r0, r0, r2, asr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r0, sl, r0, lsr pc │ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ @@ -1055556,27 +1055070,27 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r6, [lr], #-224 @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrshteq r0, [sl], #-72 @ 0xffffffb8 │ │ │ │ │ + rsbseq r0, sl, r0, ror #8 │ │ │ │ │ muleq r0, sp, r0 │ │ │ │ │ muleq r0, sp, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ adcseq r6, r4, r8, asr #1 │ │ │ │ │ bls ffa71de0 <_edata@@Base+0xfd81ede0> │ │ │ │ │ mrccc 7, 3, sp, cr10, cr2, {7} │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, ror #11 │ │ │ │ │ + rsbseq r0, sl, r0, asr r5 │ │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ ldrshteq r6, [r4], r8 │ │ │ │ │ bls ffa71e10 <_edata@@Base+0xfd81ee10> │ │ │ │ │ mrccc 7, 3, sp, cr10, cr2, {7} │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ @@ -1056734,16 +1056248,16 @@ │ │ │ │ │ ldrsbteq r7, [lr], #-72 @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq ip, fp, r8, ror #24 │ │ │ │ │ - andeq r0, r0, r9, lsl r0 │ │ │ │ │ - andeq r0, r0, r9, lsl r0 │ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, lr, r8, ror #9 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ @@ -1056993,15 +1056507,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r1, r0, lsr pc │ │ │ │ │ rsbseq sl, sp, r5, asr #32 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r8, asr #7 │ │ │ │ │ + ldrshteq fp, [pc], r0 │ │ │ │ │ ldrhteq r7, [sp], #-41 @ 0xffffffd7 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1057149,15 +1056663,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, lr, r8, ror r7 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, lsl #5 │ │ │ │ │ + ldrdeq lr, [r1], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x00780991 │ │ │ │ │ adcseq r4, r4, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1057671,15 +1057185,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r0, ror #14 │ │ │ │ │ rsbseq pc, r7, r1, asr #10 │ │ │ │ │ adcseq r4, r4, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r0, r0, lsl #11 │ │ │ │ │ + sbceq fp, r0, r8, lsr #11 │ │ │ │ │ rsbseq r9, sp, r9, ror r4 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1057707,21 +1057221,21 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, fp, r0, ror #4 │ │ │ │ │ andeq r0, r0, pc, asr #32 │ │ │ │ │ andeq r0, r0, pc, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r0, asr #13 │ │ │ │ │ + sbceq lr, r2, r8, ror #13 │ │ │ │ │ ldrshteq r7, [sp], #-9 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r1, r0, r8, r1 │ │ │ │ │ + sbceq r1, r0, r0, asr #3 │ │ │ │ │ @ instruction: 0x007d6f91 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1057797,15 +1057311,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r3, r7, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, asr #28 │ │ │ │ │ + umlalseq sl, ip, r0, lr │ │ │ │ │ rsbseq r9, sp, sp, lsl #3 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r1, [r2], #0 │ │ │ │ │ rsbseq r7, sp, r9, ror r0 │ │ │ │ │ @@ -1057851,15 +1057365,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, lsr pc │ │ │ │ │ rsbseq r7, sp, r9, asr #23 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, lsr #7 │ │ │ │ │ + strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ rsbseq r9, sp, r1 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1057881,15 +1057395,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r3, r7, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r0, asr sp │ │ │ │ │ + sbceq sl, r2, r8, ror sp │ │ │ │ │ rsbseq sl, sp, r5, ror #10 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1058012,15 +1057526,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r0, asr r8 │ │ │ │ │ rsbseq r8, sp, r1, lsr #7 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, lsl #21 │ │ │ │ │ + sbceq r3, r2, r8, lsr #21 │ │ │ │ │ rsbseq r9, sp, r5, asr #31 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, ror #23 │ │ │ │ │ rsbseq r7, sp, sp, lsr r3 │ │ │ │ │ @@ -1058264,15 +1057778,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x00973bd8 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, lsr r5 │ │ │ │ │ + adcseq sl, ip, r8, lsl #10 │ │ │ │ │ addeq r5, r9, sp, lsl #22 │ │ │ │ │ adcseq r7, pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1059110,15 +1058624,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r4, r7, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, asr #17 │ │ │ │ │ + adcseq r9, sl, r8, ror r8 │ │ │ │ │ addseq r5, r7, r1, lsr r7 │ │ │ │ │ ldrsbeq r0, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1059176,15 +1058690,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sl, sl, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, lsr #17 │ │ │ │ │ + sbceq r1, r0, r8, lsr #16 │ │ │ │ │ addseq r5, r7, r1, ror #11 │ │ │ │ │ ldrsbeq r0, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ adcseq r2, r4, r8, ror #23 │ │ │ │ │ addseq r5, r7, r5, lsr fp │ │ │ │ │ @@ -1060127,15 +1059641,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r9, sl, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, lsr ip │ │ │ │ │ + adcseq sl, ip, r0, lsl ip │ │ │ │ │ sbceq lr, r6, r1, ror r6 │ │ │ │ │ ldrheq r0, [r4], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adceq r8, lr, r8, lsr #28 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1060199,15 +1059713,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, fp, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsl r7 │ │ │ │ │ + adcseq r9, sl, r8, ror #13 │ │ │ │ │ sbceq sp, r6, r1, lsr #22 │ │ │ │ │ ldrheq r0, [r4], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1060223,15 +1059737,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, r7, r0, lsl r6 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, ror #23 │ │ │ │ │ + adcseq r9, sl, r0, asr #23 │ │ │ │ │ sbceq sp, r6, sp, asr #22 │ │ │ │ │ ldrheq r0, [r4], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1060533,15 +1060047,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq fp, [pc], r8 │ │ │ │ │ strheq sp, [r6], #193 @ 0xc1 │ │ │ │ │ ldrheq r0, [r4], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsr r0 │ │ │ │ │ + adcseq r9, sl, r8, asr r0 │ │ │ │ │ sbceq lr, r6, r1 │ │ │ │ │ ldrheq r0, [r4], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adceq pc, lr, r0, ror r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1061564,15 +1061078,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ ldrdeq lr, [r0], r8 │ │ │ │ │ addeq ip, r8, r8, asr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ addeq r1, ip, r0, ror #19 │ │ │ │ │ - svccc 0x00cf8988 │ │ │ │ │ + @ instruction: 0x3cc4f988 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ addeq ip, r8, r8, lsr fp │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -1061743,15 +1061257,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, asr sp │ │ │ │ │ rsbseq r8, sp, r5, ror #15 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, ip, lsr r0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00cfa08c │ │ │ │ │ + stclcc 0, cr1, [r5], {140} @ 0x8c │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbseq r7, lr, r0, lsl #16 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -1061763,19 +1061277,19 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbseq r7, r8, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, ip, lsr r0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00cfa838 │ │ │ │ │ + stclcc 8, cr1, [r5], {56} @ 0x38 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, ip, lsr r0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00cfa83c │ │ │ │ │ + stclcc 8, cr1, [r5], {60} @ 0x3c │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbteq r7, [lr], #-88 @ 0xffffffa8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq sl, [r0], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x00971bf5 │ │ │ │ │ @@ -1061801,23 +1061315,23 @@ │ │ │ │ │ strdeq pc, [r4], #117 @ 0x75 │ │ │ │ │ adcseq fp, lr, r8, ror r5 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbseq r7, lr, r0, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq lr, r3, r0, lsl #26 │ │ │ │ │ + ldrhteq lr, [r3], r0 │ │ │ │ │ sbceq lr, r4, sp, asr r9 │ │ │ │ │ adcseq fp, lr, r8, ror r5 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r0, asr #18 │ │ │ │ │ smulleq r0, r5, r5, r9 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r0, ror r1 │ │ │ │ │ + smulleq r0, r3, r8, r1 │ │ │ │ │ addeq r5, r9, r5, ror r3 │ │ │ │ │ adcseq r7, pc, r8, asr r4 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, lsl #31 │ │ │ │ │ umulleq r4, r9, r9, ip │ │ │ │ │ adcseq r7, pc, r8, asr r4 @ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ @@ -1061827,27 +1061341,27 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbseq r7, lr, r8, ror #15 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r0, lsl lr │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00cfb900 │ │ │ │ │ + @ instruction: 0x3cc52900 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sp, r1, r8, ror r3 │ │ │ │ │ sbceq r1, r5, sp, ror #26 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r0, lsl lr │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00cfbaa8 │ │ │ │ │ + vstmiacc r5, {s5-s172} │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbceq r3, r8, r8, lsr r1 │ │ │ │ │ - svccc 0x00cf51a4 │ │ │ │ │ + stclcc 1, cr12, [r4], {164} @ 0xa4 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r8, lsr r2 │ │ │ │ │ sbceq r3, r5, r5, lsl #31 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r4, r5, sp, ror fp │ │ │ │ │ @@ -1061883,31 +1061397,31 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r6, r7, r8, lsl r5 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ strheq r2, [r8], #136 @ 0x88 │ │ │ │ │ - svccc 0x00cf51a8 │ │ │ │ │ + stclcc 1, cr12, [r4], {168} @ 0xa8 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ ldrdeq r2, [r8], #128 @ 0x80 │ │ │ │ │ - svccc 0x00cf62d8 │ │ │ │ │ + stclcc 2, cr13, [r4], {216} @ 0xd8 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ addseq r5, r7, r0, asr #30 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [r7], #120 @ 0x78 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r2, r8, r8, lsl #21 │ │ │ │ │ - svccc 0x00cf6964 │ │ │ │ │ + @ instruction: 0x3cc4d964 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smulleq pc, r6, r0, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r0, r8, lsl lr │ │ │ │ │ smulleq r3, r7, r1, r4 │ │ │ │ │ @@ -1061959,15 +1061473,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbseq r7, fp, r8, ror #17 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r2, r8, r0, ror sl │ │ │ │ │ - svccc 0x00cf6b0c │ │ │ │ │ + vstmiacc r4, {d29-} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq lr, r2, r0, lsl #21 │ │ │ │ │ sbceq fp, r6, sp, asr #15 │ │ │ │ │ ldrsheq sp, [r3], #152 @ 0x98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq lr, r2, r0, ror fp │ │ │ │ │ sbceq fp, r6, r5, asr #13 │ │ │ │ │ @@ -1062007,51 +1061521,51 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ smulleq fp, r6, r1, r1 │ │ │ │ │ ldrsheq sp, [r3], #152 @ 0x98 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbceq r3, r8, r8, lsr #2 │ │ │ │ │ - svccc 0x00cf6b10 │ │ │ │ │ + vstmiacc r4, {d29-} │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbseq r7, fp, r8, asr sp │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r2, r8, r8, ror sl │ │ │ │ │ - svccc 0x00cf76fc │ │ │ │ │ + stclcc 6, cr14, [r4], {252} @ 0xfc │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [r7], #112 @ 0x70 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq r2, r8, r0, asr #21 │ │ │ │ │ - svccc 0x00cf7e48 │ │ │ │ │ + stclcc 14, cr14, [r4], {72} @ 0x48 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r6, r7, r0, lsl r5 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r2, r8, r0, asr r9 │ │ │ │ │ - svccc 0x00cf7e4c │ │ │ │ │ + stclcc 14, cr14, [r4], {76} @ 0x4c │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r1, r3, r0, r9 │ │ │ │ │ sbceq fp, sl, r1, ror r5 │ │ │ │ │ sbcseq r0, r4, r8, ror #3 │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r2, r8, r8, lsr r9 │ │ │ │ │ - svccc 0x00cf8010 │ │ │ │ │ + stclcc 0, cr15, [r4], {16} │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbceq r3, r8, r8, lsl r1 │ │ │ │ │ - svccc 0x00cf8014 │ │ │ │ │ + stclcc 0, cr15, [r4], {20} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbcseq r6, r0, r0, ror r9 │ │ │ │ │ sbcseq r0, r4, r8, asr sl │ │ │ │ │ andeq lr, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, r7, r8, asr r1 @ │ │ │ │ │ @@ -1062421,15 +1061935,15 @@ │ │ │ │ │ ldrdeq r9, [fp], #53 @ 0x35 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r7, r1, r8, fp │ │ │ │ │ sbceq sl, fp, r1, lsr #17 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r8, r3, r0, lsr sl │ │ │ │ │ + adcseq r8, r3, r8, asr sl │ │ │ │ │ strdeq r6, [sp], #225 @ 0xe1 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq sp, sp, r0, lsr #26 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1062597,27 +1062111,27 @@ │ │ │ │ │ ldrdeq sp, [lr], #33 @ 0x21 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, ror r1 │ │ │ │ │ sbceq sp, lr, sp, lsr r7 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r9, r1, r0, asr #18 │ │ │ │ │ + sbceq r9, r1, r8, lsl r9 │ │ │ │ │ sbceq ip, lr, r9, lsr #17 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r9, r1, r0, r9 │ │ │ │ │ sbceq r2, lr, sp, ror r3 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r8, asr pc │ │ │ │ │ sbceq r4, lr, r5, lsl #23 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - smulleq r0, r3, r8, fp │ │ │ │ │ + sbceq r0, r3, r0, lsr #22 │ │ │ │ │ sbceq sp, lr, r9, asr #7 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r8, lsl lr │ │ │ │ │ sbceq ip, lr, sp, asr #31 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1062653,27 +1062167,27 @@ │ │ │ │ │ adcseq lr, r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [r2], #128 @ 0x80 │ │ │ │ │ adcseq r5, r2, r8, asr #31 │ │ │ │ │ sbceq sl, r1, r8, lsl #30 │ │ │ │ │ adcseq sp, r4, r8, lsr r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r4, r0, lsl r0 │ │ │ │ │ sbceq sl, r1, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, lsl r9 │ │ │ │ │ - adcseq sp, r4, r0, lsl r0 │ │ │ │ │ + ldrhteq r5, [r2], r0 │ │ │ │ │ sbceq sl, r1, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrhteq r5, [r2], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r0, asr #18 │ │ │ │ │ - adcseq sp, r4, r0, lsr r0 │ │ │ │ │ + adcseq sp, r4, r0, lsr #32 │ │ │ │ │ sbceq sl, r1, r8, lsr #31 │ │ │ │ │ adcseq sp, r4, r8, ror r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r1], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, ror #18 │ │ │ │ │ @@ -1062703,15 +1062217,15 @@ │ │ │ │ │ sbceq ip, r2, r0, ror #19 │ │ │ │ │ adcseq sp, r4, r0, asr #1 │ │ │ │ │ strdeq fp, [r1], #8 │ │ │ │ │ ldrshteq sp, [r4], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq sl, r6, r8, lsl #29 │ │ │ │ │ sbceq fp, r1, r0, lsr #2 │ │ │ │ │ - adcseq r3, r5, r8, ror #9 │ │ │ │ │ + ldrsbteq r3, [r5], r8 │ │ │ │ │ sbceq ip, r2, r8, lsl #20 │ │ │ │ │ umlalseq lr, r1, r0, r1 │ │ │ │ │ sbceq fp, r1, r8, asr #2 │ │ │ │ │ umlalseq sp, r4, r8, r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq sp, r6, r8, asr #6 │ │ │ │ │ sbceq fp, r1, r0, ror r1 │ │ │ │ │ @@ -1062731,23 +1062245,23 @@ │ │ │ │ │ sbceq ip, r2, r8, lsr #21 │ │ │ │ │ adcseq sp, r4, r0, lsl r1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r2], #160 @ 0xa0 │ │ │ │ │ adcseq sp, r4, r0, ror #2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sp, r4, r8, lsr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r9, r8, r8, ror sp │ │ │ │ │ sbceq ip, r2, r0, lsr #22 │ │ │ │ │ adcseq sp, r4, r0, lsl #3 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r4, r8, asr #16 │ │ │ │ │ sbceq ip, r2, r8, asr #22 │ │ │ │ │ adcseq sp, r4, r0, asr r1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq lr, r6, r0, lsl #10 │ │ │ │ │ sbceq ip, r2, r0, ror fp │ │ │ │ │ adcseq sp, r4, r8, lsr #3 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1062805,15 +1062319,15 @@ │ │ │ │ │ strheq ip, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r2], #200 @ 0xc8 │ │ │ │ │ umlalseq sp, r4, r0, r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r2, r5, r0, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq ip, r1, r0, lr │ │ │ │ │ adcseq sp, r4, r8, asr r2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq ip, [r1], #232 @ 0xe8 │ │ │ │ │ @@ -1062821,15 +1062335,15 @@ │ │ │ │ │ sbceq ip, r2, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, ror #29 │ │ │ │ │ ldrsbteq sp, [r4], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, lsl #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r2, r5, r0, lsl #13 │ │ │ │ │ sbceq ip, r2, r0, asr sp │ │ │ │ │ ldrdeq sl, [pc], r8 @ │ │ │ │ │ sbceq ip, r1, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, ror sp │ │ │ │ │ @@ -1062965,15 +1062479,15 @@ │ │ │ │ │ sbceq sp, r1, r8 │ │ │ │ │ umlalseq sp, r4, r8, r4 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r2, r8, lsr #31 │ │ │ │ │ adcseq sp, r4, r0, lsl r5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq ip, r7, r8, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r2], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq sp, r4, r0, lsr #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1063031,15 +1062545,15 @@ │ │ │ │ │ sbceq sp, r2, r0, lsr r0 │ │ │ │ │ ldrshteq sp, [r4], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, asr r0 │ │ │ │ │ adcseq sp, r4, r0, lsl r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r7, r8, ror #2 │ │ │ │ │ sbceq sp, r2, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r0, lsr r6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1063125,19 +1062639,19 @@ │ │ │ │ │ adcseq sp, r4, r0, asr #14 │ │ │ │ │ adcseq sp, r4, r8, ror r7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sp, [r2], #32 │ │ │ │ │ adcseq sp, r4, r0, lsl #14 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - addseq r6, sp, r0, ror fp │ │ │ │ │ + adcseq r8, r0, r8, ror #21 │ │ │ │ │ ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ umlalseq sp, r4, r8, r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r8, r0, r8, ror #21 │ │ │ │ │ + addseq r6, sp, r0, ror fp │ │ │ │ │ sbceq sp, r2, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsr #6 │ │ │ │ │ ldrhteq sp, [r4], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1063167,23 +1062681,23 @@ │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [r1], #0 │ │ │ │ │ adcseq sp, r4, r8, asr #15 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq r1, ip, r0, ror fp │ │ │ │ │ strdeq sp, [r1], #8 │ │ │ │ │ - adceq sp, sp, r8, asr r1 │ │ │ │ │ + adcseq ip, r6, r0, lsr r6 │ │ │ │ │ sbceq sp, r2, r8, lsl r4 │ │ │ │ │ ldrdeq r7, [sp], r8 @ │ │ │ │ │ sbceq sp, r1, r0, lsr #2 │ │ │ │ │ adcseq sp, r4, r8, asr r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r8, asr #2 │ │ │ │ │ - adcseq ip, r6, r0, lsr r6 │ │ │ │ │ + adceq sp, sp, r8, asr r1 │ │ │ │ │ sbceq sp, r2, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sp, r1, r8, r1 │ │ │ │ │ @@ -1063295,23 +1062809,23 @@ │ │ │ │ │ sbceq sp, r2, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ umlaleq r1, lr, r8, sl │ │ │ │ │ sbceq sp, r2, r8, lsl #10 │ │ │ │ │ adcseq sp, r4, r0, lsr sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r7, sp, r0, lsl fp │ │ │ │ │ + adceq r0, r4, r8, asr lr │ │ │ │ │ sbceq sp, r2, r0, lsr r5 │ │ │ │ │ adcseq sp, r4, r0, lsl #20 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, asr r5 │ │ │ │ │ adcseq sp, r4, r0, asr sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r0, r4, r0, asr pc │ │ │ │ │ + adceq r7, sp, r0, lsl fp │ │ │ │ │ sbceq sp, r2, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ umlalseq sl, r0, r0, r2 │ │ │ │ │ sbceq sp, r1, r0, asr #3 │ │ │ │ │ adceq r1, lr, r0, asr fp │ │ │ │ │ sbceq sp, r2, r8, lsr #11 │ │ │ │ │ @@ -1063387,23 +1062901,23 @@ │ │ │ │ │ sbceq sp, r2, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, ror #13 │ │ │ │ │ adcseq sp, r4, r0, lsr #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r1, r0, lsr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r0, lsl r7 │ │ │ │ │ adcseq sp, r4, r0, ror fp │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsr r7 │ │ │ │ │ adcseq sp, r4, r0, asr #23 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r1, r0, lsr fp │ │ │ │ │ sbceq sp, r2, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsl #15 │ │ │ │ │ adcseq sp, r4, r0, ror #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1063519,15 +1063033,15 @@ │ │ │ │ │ sbceq sp, r2, r0, lsr sl │ │ │ │ │ adcseq sp, r4, r0, ror #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, asr sl │ │ │ │ │ ldrhteq sp, [r4], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq lr, r4, r0, r5 │ │ │ │ │ + adcseq lr, r4, r0, lsl #11 │ │ │ │ │ sbceq sp, r2, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsr #21 │ │ │ │ │ ldrsbteq sp, [r4], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1063565,19 +1063079,19 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq sp, r4, r8, ror lr │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq ip, r6, r8, r4 │ │ │ │ │ sbceq sp, r2, r8, ror #23 │ │ │ │ │ adcseq sp, r4, r0, lsl #29 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlalseq ip, r6, r8, r4 │ │ │ │ │ + adcseq r3, r5, r0, lsr #26 │ │ │ │ │ sbceq sp, r2, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ adcseq sp, r4, r0, asr #28 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ umlalseq sp, r4, r0, lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1063587,23 +1063101,23 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq sp, r4, r8, lsl #29 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrhteq sp, [r4], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ umlalseq sp, r4, r8, lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r3, r5, r0, ror #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsr ip │ │ │ │ │ ldrsbteq sp, [r4], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrhteq r9, [r1], r0 │ │ │ │ │ + adcseq r9, r1, r0, lsr #21 │ │ │ │ │ sbceq sp, r2, r8, lsl #25 │ │ │ │ │ ldrshteq sp, [r4], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq sp, r4, r0, asr #29 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1063623,21 +1063137,21 @@ │ │ │ │ │ sbceq sp, r2, r0, asr sp │ │ │ │ │ adcseq sp, r4, r0, lsl #30 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, ror sp │ │ │ │ │ adcseq sp, r4, r8, asr pc │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r1, r7, r8, asr pc │ │ │ │ │ + adcseq sp, r4, r8, lsr #23 │ │ │ │ │ sbceq sp, r2, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrhteq sp, [r4], r8 │ │ │ │ │ + adcseq r1, r7, r8, asr pc │ │ │ │ │ sbceq sp, r2, r8, asr #27 │ │ │ │ │ adcseq sp, r4, r0, ror #31 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq sp, r4, r0, lsl #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1063681,43 +1063195,43 @@ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrshteq sp, [r4], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsl lr │ │ │ │ │ adcseq lr, r4, r8, lsr r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq r4, r5, r8, r3 │ │ │ │ │ + adcseq r4, r5, r8, lsr #7 │ │ │ │ │ sbceq sp, r2, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r0, r5, r8, lsr #30 │ │ │ │ │ + adcseq r0, r5, r8, lsl pc │ │ │ │ │ sbceq sp, r2, r8, ror #28 │ │ │ │ │ adcseq lr, r4, r8, asr r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sp, r2, r0, lr │ │ │ │ │ adcseq lr, r4, r8, lsr #32 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq pc, r4, r0, ror lr @ │ │ │ │ │ strheq sp, [r2], #232 @ 0xe8 │ │ │ │ │ adcseq lr, r4, r8, ror r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq pc, r4, r0, ror lr @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r6, r1, r0, asr #8 │ │ │ │ │ sbceq sp, r2, r8, lsl #30 │ │ │ │ │ umlalseq lr, r4, r8, r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r6, r1, r0, asr #8 │ │ │ │ │ + adceq r5, sp, r8, lsr #9 │ │ │ │ │ sbceq sp, r2, r0, lsr pc │ │ │ │ │ adcseq lr, r4, r8, rrx │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adceq r5, sp, r8, lsr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, asr pc │ │ │ │ │ ldrhteq lr, [r4], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1063747,15 +1063261,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r4, r0, asr #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq ip, sp, r8, ror #6 │ │ │ │ │ + adceq ip, sp, r8, ror r3 │ │ │ │ │ sbceq lr, r2, r8, asr r0 │ │ │ │ │ adcseq lr, r4, r8, asr #2 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ adcseq lr, r4, r0, asr r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r4, r8, asr r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1063799,23 +1063313,23 @@ │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, asr #2 │ │ │ │ │ adcseq lr, r4, r8, lsl r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [r1], #40 @ 0x28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r6, sp, r0, asr #3 │ │ │ │ │ sbceq lr, r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r8, lsr #6 │ │ │ │ │ - ldrdeq r6, [sp], r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq lr, r2, r8, r1 │ │ │ │ │ adcseq lr, r4, r0, asr #4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, asr #3 │ │ │ │ │ ldrshteq lr, [r4], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1063869,35 +1063383,35 @@ │ │ │ │ │ sbceq lr, r2, r8, lsr r2 │ │ │ │ │ adcseq lr, r4, r8, lsl r3 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r7 │ │ │ │ │ sbceq lr, r2, r0, ror #4 │ │ │ │ │ adcseq lr, r4, r8, ror #5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq lr, r4, r8, lsr #4 │ │ │ │ │ + adcseq lr, r4, r8, lsl #4 │ │ │ │ │ sbceq lr, r2, r8, lsl #5 │ │ │ │ │ adcseq lr, r4, r8, lsr r3 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq lr, [r2], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq fp, r6, r0, ror #2 │ │ │ │ │ + adcseq fp, r6, r0, ror r1 │ │ │ │ │ ldrdeq lr, [r2], #40 @ 0x28 │ │ │ │ │ adcseq lr, r4, r8, asr r3 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, lsl #6 │ │ │ │ │ adcseq lr, r4, r8, lsr #6 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, lsr #6 │ │ │ │ │ adcseq lr, r4, r8, ror r3 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r4, r5, r0, lsl #15 │ │ │ │ │ + adcseq r4, r5, r0, ror r7 │ │ │ │ │ sbceq lr, r2, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, asr r3 │ │ │ │ │ @@ -1063911,15 +1063425,15 @@ │ │ │ │ │ sbceq lr, r2, r8, asr #7 │ │ │ │ │ ldrhteq lr, [r4], r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ adcseq lr, r4, r0, lsl #8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ ldrsbteq lr, [r4], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq r9, r1, r0, r4 │ │ │ │ │ + adcseq r9, r1, r0, ror r4 │ │ │ │ │ strdeq lr, [r2], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, lsl r4 │ │ │ │ │ adcseq lr, r4, r8, lsl #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1063999,19 +1063513,19 @@ │ │ │ │ │ adcseq lr, r4, r8, ror #9 │ │ │ │ │ adcseq lr, r4, r0, lsr #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r2], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r4, r0, rrx │ │ │ │ │ strdeq lr, [r2], #88 @ 0x58 │ │ │ │ │ adcseq lr, r4, r0, asr #10 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sp, r4, r0, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, lsr #12 │ │ │ │ │ adcseq lr, r4, r0, lsl r5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, asr #12 │ │ │ │ │ adcseq lr, r4, r0, ror #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1064067,27 +1063581,27 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, ror #14 │ │ │ │ │ umlalseq lr, r4, r8, r5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq lr, r4, r0, asr #12 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r6, sp, r0, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r2, r5, r0, lsl #30 │ │ │ │ │ strheq lr, [r2], #112 @ 0x70 │ │ │ │ │ adcseq lr, r4, r0, ror #12 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ adcseq lr, r4, r0, lsr r6 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r6, sp, r0, lsl #1 │ │ │ │ │ sbceq lr, r2, r0, lsl #16 │ │ │ │ │ adcseq lr, r4, r0, lsl #13 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1065047,15 +1064561,15 @@ │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq pc, r4, r8, asr r5 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq pc, r4, r0, lsl #11 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq lr, [r4], r0 │ │ │ │ │ - adcseq r1, r2, r0, ror #16 │ │ │ │ │ + adcseq r1, r2, r0, lsl #17 │ │ │ │ │ sbceq sp, r1, r0, asr #13 │ │ │ │ │ adcseq pc, r4, r0, lsr #11 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r8, ror #13 │ │ │ │ │ adcseq pc, r4, r8, ror r5 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1065401,15 +1064915,15 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq ip, r7, r0, asr #24 │ │ │ │ │ sbceq sp, r1, r0, asr r8 │ │ │ │ │ adcseq pc, r4, r8, lsl fp @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq r0, [r5], r0 │ │ │ │ │ + ldrsbteq r0, [r5], r0 │ │ │ │ │ sbceq sp, r1, r8, ror r8 │ │ │ │ │ ldrshteq pc, [r4], r0 @ │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq r1, ip, r8, lsr #7 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ adcseq pc, r4, r8, lsr fp @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1065433,15 +1064947,15 @@ │ │ │ │ │ sbceq sp, r1, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sp, r1, r0, r9 │ │ │ │ │ umlalseq pc, r4, r8, fp @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrshteq r0, [r5], r0 │ │ │ │ │ + adcseq r0, r5, r0, lsl #20 │ │ │ │ │ strheq sp, [r1], #152 @ 0x98 │ │ │ │ │ adcseq pc, r4, r8, ror #22 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, ror #19 │ │ │ │ │ ldrhteq pc, [r4], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1065485,19 +1064999,19 @@ │ │ │ │ │ sbceq sp, r1, r0, ror fp │ │ │ │ │ adcseq pc, r4, r8, asr ip @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sp, r1, r8, fp │ │ │ │ │ adcseq pc, r4, r8, lsr #24 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq lr, r4, r0, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, asr #23 │ │ │ │ │ adcseq pc, r4, r8, ror ip @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq lr, r4, r0, asr #3 │ │ │ │ │ sbceq sp, r1, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, lsl ip │ │ │ │ │ umlalseq pc, r4, r8, ip @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1065541,27 +1065055,27 @@ │ │ │ │ │ sbceq sp, r1, r0, lsr #27 │ │ │ │ │ adcseq pc, r4, r8, lsr sp @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq ip, r7, r8, lsl #3 │ │ │ │ │ sbceq sp, r1, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq ip, r6, r0, lsl r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ adcseq pc, r4, r8, asr sp @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r8, lsl lr │ │ │ │ │ adcseq pc, r4, r8, lsr #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, asr #28 │ │ │ │ │ adcseq pc, r4, r8, ror sp @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r0, lsl r6 │ │ │ │ │ sbceq sp, r1, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sp, r1, r0, lr │ │ │ │ │ umlalseq pc, r4, r8, sp @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1065585,19 +1065099,19 @@ │ │ │ │ │ sbceq sp, r1, r8, asr pc │ │ │ │ │ adcseq pc, r4, r8, lsr #27 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r0, lsl #31 │ │ │ │ │ ldrshteq pc, [r4], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r1, r2, r0, ror sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r0, ror sp │ │ │ │ │ ldrdeq sp, [r1], #240 @ 0xf0 │ │ │ │ │ adcseq pc, r4, r8, lsl lr @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq pc, r1, r8, asr r2 @ │ │ │ │ │ sbceq lr, r1, r8 │ │ │ │ │ adcseq pc, r4, r8, ror #27 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1065637,43 +1065151,43 @@ │ │ │ │ │ sbceq lr, r1, r0, ror r1 │ │ │ │ │ ldrhteq pc, [r4], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq lr, r1, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrsbteq lr, [r4], r8 │ │ │ │ │ + adcseq lr, r4, r8, ror #7 │ │ │ │ │ sbceq lr, r1, r0, asr #3 │ │ │ │ │ ldrsbteq pc, [r4], r8 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r5, r0, lsr #1 │ │ │ │ │ + adcseq sl, r6, r8, asr #27 │ │ │ │ │ sbceq lr, r1, r8, ror #3 │ │ │ │ │ adcseq pc, r4, r8, lsr #29 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r0, r2, r8, ror #5 │ │ │ │ │ + adcseq r0, r5, r0, lsr #1 │ │ │ │ │ sbceq lr, r1, r0, lsl r2 │ │ │ │ │ ldrshteq pc, [r4], r8 @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, pc, r8, lsr r8 @ │ │ │ │ │ + adcseq r0, r2, r8, lsr #6 │ │ │ │ │ sbceq lr, r1, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r9, r6, r8, asr #5 │ │ │ │ │ + adceq sl, pc, r8, lsr r8 @ │ │ │ │ │ sbceq lr, r1, r0, ror #4 │ │ │ │ │ adcseq pc, r4, r8, lsl pc @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r6, r8, asr #5 │ │ │ │ │ sbceq lr, r1, r8, lsl #5 │ │ │ │ │ adcseq pc, r4, r8, ror #29 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r4, r5, r8, lsr r1 │ │ │ │ │ strheq lr, [r1], #32 │ │ │ │ │ adcseq pc, r4, r8, lsr pc @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq sl, r6, r8, asr #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r1], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ sbceq lr, r1, r0, lsl #6 │ │ │ │ │ adcseq pc, r4, r8, asr pc @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1065729,15 +1065243,15 @@ │ │ │ │ │ sbceq lr, r1, r0, ror #9 │ │ │ │ │ adcseq pc, r4, r0, ror #31 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, lsl #10 │ │ │ │ │ adcseq r0, r5, r8, lsr r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r0, ip, r8, lsr #16 │ │ │ │ │ + adceq r0, ip, r8, lsl #16 │ │ │ │ │ sbceq lr, r1, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, asr r5 │ │ │ │ │ adcseq r0, r5, r8, asr r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1065745,103 +1065259,103 @@ │ │ │ │ │ sbceq lr, r1, r0, lsl #11 │ │ │ │ │ adcseq r0, r5, r8, lsr #32 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, lsr #11 │ │ │ │ │ adcseq r0, r5, r8, ror r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq lr, r1, r0, asr r0 │ │ │ │ │ + adcseq sp, r1, r0, ror #31 │ │ │ │ │ ldrdeq lr, [r1], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r3, r5, r8, lsl #8 │ │ │ │ │ strdeq lr, [r1], #88 @ 0x58 │ │ │ │ │ umlalseq r0, r5, r8, r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrshteq r3, [r5], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, lsr #12 │ │ │ │ │ adcseq r0, r5, r8, rrx │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r4, r5, r0, asr r7 │ │ │ │ │ sbceq lr, r1, r8, asr #12 │ │ │ │ │ ldrhteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrsbteq r0, [r5], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq lr, r1, r8, r6 │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r0, [r5], r0 │ │ │ │ │ sbceq lr, r1, r0, asr #13 │ │ │ │ │ adcseq r0, r5, r8, lsr #1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, ror #13 │ │ │ │ │ ldrshteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, pc, r0, lsl #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r0, pc, r8, ror #26 │ │ │ │ │ sbceq lr, r1, r8, lsr r7 │ │ │ │ │ adcseq r0, r5, r8, lsl r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r5, r0, lsr #3 │ │ │ │ │ + adceq sl, pc, r0, lsl #29 │ │ │ │ │ sbceq lr, r1, r0, ror #14 │ │ │ │ │ adcseq r0, r5, r8, ror #1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, lsl #15 │ │ │ │ │ adcseq r0, r5, r8, lsr r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq pc, [r4], r8 @ │ │ │ │ │ strheq lr, [r1], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r0, [r5], r0 │ │ │ │ │ ldrdeq lr, [r1], #120 @ 0x78 │ │ │ │ │ adcseq r0, r5, r8, asr r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, lsl #16 │ │ │ │ │ adcseq r0, r5, r8, lsr #2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - ldrsbteq pc, [r4], r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, lsr #16 │ │ │ │ │ adcseq r0, r5, r8, ror r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - strdeq sl, [pc], r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, ror r8 │ │ │ │ │ umlalseq r0, r5, r8, r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq sl, [pc], r8 @ │ │ │ │ │ sbceq lr, r1, r0, lsr #17 │ │ │ │ │ adcseq r0, r5, r8, ror #2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - strhteq r2, [sp], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, asr #17 │ │ │ │ │ ldrhteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrsbteq r3, [r5], r8 │ │ │ │ │ + strhteq r2, [sp], r0 │ │ │ │ │ strdeq lr, [r1], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r3, r5, r8, lsl r3 │ │ │ │ │ + ldrsbteq r3, [r5], r8 │ │ │ │ │ sbceq lr, r1, r8, lsl r9 │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r0, pc, r8, ror #26 │ │ │ │ │ + adcseq r3, r5, r8, lsr #6 │ │ │ │ │ sbceq lr, r1, r0, asr #18 │ │ │ │ │ adcseq r0, r5, r8, lsr #3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, ror #18 │ │ │ │ │ ldrshteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1065893,19 +1065407,19 @@ │ │ │ │ │ sbceq lr, r1, r8, asr #22 │ │ │ │ │ ldrhteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq sp, lr, r0, lsl #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq lr, r1, r8, fp │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sp, lr, r0, lsl #29 │ │ │ │ │ sbceq lr, r1, r0, asr #23 │ │ │ │ │ adcseq r0, r5, r8, lsr #5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq r5, sp, r0, lsr lr │ │ │ │ │ sbceq lr, r1, r8, ror #23 │ │ │ │ │ ldrshteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1065961,35 +1065475,35 @@ │ │ │ │ │ strdeq lr, [r1], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ ldrhteq r3, [r5], r0 │ │ │ │ │ sbceq lr, r1, r8, lsl lr │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq lr, r6, r8, lsl #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, asr #28 │ │ │ │ │ adcseq r0, r5, r8, lsr #7 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq lr, r6, r8, lsl #29 │ │ │ │ │ sbceq lr, r1, r8, ror #28 │ │ │ │ │ ldrshteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ umlalseq r8, r1, r0, sp │ │ │ │ │ smulleq lr, r1, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ adcseq r0, r5, r8, lsl r4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r6, r0, lsl #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, ror #29 │ │ │ │ │ adcseq r0, r5, r8, ror #7 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sl, r6, r0, lsl #31 │ │ │ │ │ sbceq lr, r1, r8, lsl #30 │ │ │ │ │ adcseq r0, r5, r8, lsr r4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1066001,19 +1065515,19 @@ │ │ │ │ │ sbceq lr, r1, r0, lsl #31 │ │ │ │ │ adcseq r0, r5, r8, lsr #8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, lsr #31 │ │ │ │ │ adcseq r0, r5, r8, ror r4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq ip, r1, r8, fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r1], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq ip, r1, r8, fp │ │ │ │ │ sbceq pc, r1, r8 │ │ │ │ │ umlalseq r0, r5, r8, r4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r6, ip, r8, lsr #10 │ │ │ │ │ sbceq pc, r1, r0, lsr r0 @ │ │ │ │ │ adcseq r0, r5, r8, ror #8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066065,31 +1065579,31 @@ │ │ │ │ │ sbceq pc, r1, r0, lsl r2 @ │ │ │ │ │ adcseq r0, r5, r8, lsr #10 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ ldrsbteq fp, [r6], r8 │ │ │ │ │ sbceq pc, r1, r8, lsr r2 @ │ │ │ │ │ adcseq r0, r5, r8, ror r5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrhteq r9, [r0], r8 │ │ │ │ │ + adcseq r9, r0, r8, asr #21 │ │ │ │ │ sbceq pc, r1, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adceq r8, sp, r8, asr sp │ │ │ │ │ sbceq pc, r1, r8, lsl #5 │ │ │ │ │ umlalseq r0, r5, r8, r5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r5, r1, r0, asr #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq pc, [r1], #32 @ │ │ │ │ │ adcseq r0, r5, r8, ror #10 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq lr, r8, r0, lsr #26 │ │ │ │ │ + adcseq r5, r1, r0, asr #29 │ │ │ │ │ ldrdeq pc, [r1], #40 @ 0x28 │ │ │ │ │ ldrhteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq lr, r8, r0, lsr #26 │ │ │ │ │ sbceq pc, r1, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r8, lsr #6 │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1066181,15 +1065695,15 @@ │ │ │ │ │ smulleq pc, r1, r8, r6 @ │ │ │ │ │ adcseq r0, r5, r8, lsr r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq r9, sp, r0, ror #5 │ │ │ │ │ + adceq r9, sp, r0, asr r2 │ │ │ │ │ sbceq pc, r1, r8, ror #13 │ │ │ │ │ adcseq r0, r5, r8, asr r7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r0, lsl r7 @ │ │ │ │ │ adcseq r0, r5, r8, lsr #14 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066317,19 +1065831,19 @@ │ │ │ │ │ sbceq pc, r1, r8, ror #23 │ │ │ │ │ adcseq r0, r5, r8, asr r9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq sl, sp, r8, ror #4 │ │ │ │ │ sbceq pc, r1, r0, lsl ip @ │ │ │ │ │ adcseq r0, r5, r8, lsr #18 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r4, r5, r8, ror #11 │ │ │ │ │ sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ adcseq r0, r5, r8, ror r9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r4, r5, r8, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adceq r2, ip, r8, lsr #7 │ │ │ │ │ sbceq pc, r1, r8, lsl #25 │ │ │ │ │ umlalseq r0, r5, r8, r9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1066345,15 +1065859,15 @@ │ │ │ │ │ sbceq pc, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r8, lsr #26 │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r0, r0, lsl pc │ │ │ │ │ + adcseq sl, r0, r0, lsr pc │ │ │ │ │ sbceq pc, r1, r0, asr sp @ │ │ │ │ │ adcseq r0, r5, r8, lsr #19 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r8, ror sp @ │ │ │ │ │ ldrshteq r0, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1066373,31 +1065887,31 @@ │ │ │ │ │ sbceq pc, r1, r8, lsl lr @ │ │ │ │ │ adcseq r0, r5, r8, lsr sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrshteq r3, [r5], r0 │ │ │ │ │ sbceq pc, r1, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r5, r2, r0, lsr #28 │ │ │ │ │ + adcseq r5, r2, r0, ror #27 │ │ │ │ │ sbceq pc, r1, r8, ror #28 │ │ │ │ │ adcseq r0, r5, r8, asr sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r2, r5, r8, ror #15 │ │ │ │ │ smulleq pc, r1, r0, lr @ │ │ │ │ │ adcseq r0, r5, r8, lsr #20 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq pc, [r1], #232 @ 0xe8 @ │ │ │ │ │ adcseq r0, r5, r8, ror sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r6, sp, r8, lsl #10 │ │ │ │ │ sbceq pc, r1, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq r6, sp, r8, lsl #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r8, lsl #30 │ │ │ │ │ umlalseq r0, r5, r8, sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r0, lsr pc @ │ │ │ │ │ adcseq r0, r5, r8, ror #20 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066441,47 +1065955,47 @@ │ │ │ │ │ ldrdeq r0, [r2], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq pc, r6, r0, lsl #30 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ adcseq r0, r5, r8, asr fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r8, r0, r0, lsr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, lsr #2 │ │ │ │ │ adcseq r0, r5, r8, lsr #22 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r8, r0, r0, lsr lr │ │ │ │ │ sbceq r0, r2, r8, asr #2 │ │ │ │ │ adcseq r0, r5, r8, ror fp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, r2, r0, asr #3 │ │ │ │ │ sbceq r0, r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r1, r2, r0, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r2, r8, r1 │ │ │ │ │ umlalseq r0, r5, r8, fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, asr #3 │ │ │ │ │ adcseq r0, r5, r8, ror #22 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - ldrhteq r0, [r5], r0 │ │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, ror #3 │ │ │ │ │ + ldrhteq r0, [r5], r0 │ │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, lsl r2 │ │ │ │ │ ldrsbteq r0, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, lsr r2 │ │ │ │ │ - adcseq r0, r5, r0, lsr #23 │ │ │ │ │ + adcseq r0, r5, r8, lsr #23 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r3, r5, r0, ror #15 │ │ │ │ │ sbceq r0, r2, r0, ror #4 │ │ │ │ │ ldrshteq r0, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r7, sp, r8, lsl sl │ │ │ │ │ sbceq r0, r2, r8, lsl #5 │ │ │ │ │ @@ -1066531,15 +1066045,15 @@ │ │ │ │ │ sbceq r0, r2, r0, asr #8 │ │ │ │ │ ldrhteq r0, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ strdeq ip, [sp], r8 @ │ │ │ │ │ sbceq r0, r2, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r2, r5, r8, lsr #6 │ │ │ │ │ + adcseq r2, r5, r8, ror #5 │ │ │ │ │ smulleq r0, r2, r0, r4 │ │ │ │ │ ldrsbteq r0, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r0, [r2], #72 @ 0x48 │ │ │ │ │ adcseq r0, r5, r0, lsr #25 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066575,19 +1066089,19 @@ │ │ │ │ │ strdeq r0, [r2], #88 @ 0x58 │ │ │ │ │ adcseq r0, r5, r0, lsr #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq pc, lr, r0, lsr #17 │ │ │ │ │ sbceq r0, r2, r0, lsr #12 │ │ │ │ │ adcseq r0, r5, r0, ror sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrhteq lr, [r1], r0 │ │ │ │ │ + umlalseq r7, r7, r0, sl @ │ │ │ │ │ sbceq r0, r2, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - umlalseq r7, r7, r0, sl @ │ │ │ │ │ + ldrhteq lr, [r1], r0 │ │ │ │ │ sbceq r0, r2, r0, ror r6 │ │ │ │ │ umlalseq r0, r5, r0, sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r2, r8, r6 │ │ │ │ │ adcseq r0, r5, r0, ror #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066599,27 +1066113,27 @@ │ │ │ │ │ sbceq r0, r2, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq sl, r7, r8, lsr #30 │ │ │ │ │ sbceq r0, r2, r0, lsl r7 │ │ │ │ │ ldrsbteq r0, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r3, r5, r0, ror lr │ │ │ │ │ + adcseq r3, r5, r0, ror #28 │ │ │ │ │ sbceq r0, r2, r8, lsr r7 │ │ │ │ │ adcseq r0, r5, r0, lsr #27 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r8, asr r0 │ │ │ │ │ sbceq r0, r2, r0, ror #14 │ │ │ │ │ ldrshteq r0, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r1, r2, r0, lsl r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq ip, r6, r8, asr r0 │ │ │ │ │ + adcseq r1, r2, r0, lsl r3 │ │ │ │ │ strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ adcseq r0, r5, r0, lsl lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r2], #120 @ 0x78 │ │ │ │ │ adcseq r0, r5, r0, ror #27 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066631,15 +1066145,15 @@ │ │ │ │ │ sbceq r0, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, asr r8 │ │ │ │ │ adcseq r0, r5, r0, asr lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq pc, r4, r0, lsl pc @ │ │ │ │ │ + adcseq pc, r4, r0, lsr pc @ │ │ │ │ │ sbceq r0, r2, r8, ror r8 │ │ │ │ │ adcseq r0, r5, r0, lsr #28 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq sp, r4, r8, lsl #14 │ │ │ │ │ sbceq r0, r2, r0, lsr #17 │ │ │ │ │ adcseq r0, r5, r0, ror lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1066655,47 +1066169,47 @@ │ │ │ │ │ sbceq r0, r2, r8, lsl r9 │ │ │ │ │ adcseq r0, r5, r0, ror #28 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, asr #18 │ │ │ │ │ ldrhteq r0, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r6, r0, asr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r3, r5, r8, lsr #10 │ │ │ │ │ smulleq r0, r2, r0, r9 │ │ │ │ │ ldrsbteq r0, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r3, r5, r8, lsr #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ adcseq r0, r5, r0, lsr #29 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, ror #19 │ │ │ │ │ ldrshteq r0, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r6, r0, asr #8 │ │ │ │ │ sbceq r0, r2, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, lsr sl │ │ │ │ │ adcseq r0, r5, r0, lsl pc │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq r2, [r5], r0 │ │ │ │ │ + ldrdeq r2, [lr], r8 @ │ │ │ │ │ sbceq r0, r2, r8, asr sl │ │ │ │ │ adcseq r0, r5, r0, ror #29 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adceq r2, lr, r8, asr #13 │ │ │ │ │ + adcseq r9, r0, r0, asr #30 │ │ │ │ │ sbceq r0, r2, r0, lsl #21 │ │ │ │ │ adcseq r0, r5, r0, lsr pc │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r0, r0, asr #30 │ │ │ │ │ + adcseq r2, r5, r0, lsr #29 │ │ │ │ │ sbceq r0, r2, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r2], #160 @ 0xa0 │ │ │ │ │ adcseq r0, r5, r0, asr pc │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1066711,19 +1066225,19 @@ │ │ │ │ │ sbceq r0, r2, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, ror fp │ │ │ │ │ umlalseq r0, r5, r0, pc @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r5, r8, lsl #24 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r2, r8, fp │ │ │ │ │ adcseq r0, r5, r0, ror #30 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r5, r8, lsl #24 │ │ │ │ │ sbceq r0, r2, r0, asr #23 │ │ │ │ │ ldrhteq r0, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq lr, r6, r0, lsr r0 │ │ │ │ │ sbceq r0, r2, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1066745,15 +1066259,15 @@ │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r0, [r2], #192 @ 0xc0 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adcseq r2, r5, r0 │ │ │ │ │ adcseq r1, r5, r8, lsl r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r1, r0, asr #19 │ │ │ │ │ + ldrsbteq r9, [r1], r0 │ │ │ │ │ ldrdeq r0, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r0, r5, r0, ror #31 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, lsl #26 │ │ │ │ │ adcseq r1, r5, r8, lsr r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1066809,27 +1066323,27 @@ │ │ │ │ │ sbceq r0, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r0, lsr pc │ │ │ │ │ adcseq r1, r5, r8, lsl r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r7, r7, r0, ror #20 │ │ │ │ │ + adcseq r3, r5, r8, ror #9 │ │ │ │ │ sbceq r0, r2, r8, asr pc │ │ │ │ │ adcseq r1, r5, r8, ror #1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - ldrsbteq r3, [r5], r8 │ │ │ │ │ + adcseq r7, r7, r0, ror #20 │ │ │ │ │ sbceq r0, r2, r0, lsl #31 │ │ │ │ │ adcseq r1, r5, r8, lsr r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - addseq ip, lr, r0, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x009ec8f8 │ │ │ │ │ ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ adcseq r1, r5, r8, asr r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r8 │ │ │ │ │ adcseq r1, r5, r8, lsr #2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066861,25 +1066375,25 @@ │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r8, asr #2 │ │ │ │ │ adcseq r1, r5, r8, lsr #3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r0, r2, r8, lsl #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, ror r1 │ │ │ │ │ adcseq r1, r5, r0, lsl #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r1, r5, r0, asr r3 │ │ │ │ │ adcseq fp, r4, r8, lsl #13 │ │ │ │ │ - adceq r1, lr, r0, lsr #22 │ │ │ │ │ + adcseq r0, r2, r8, lsl #12 │ │ │ │ │ smulleq r1, r2, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, lr, r0, lsr #22 │ │ │ │ │ sbceq r1, r2, r0, asr #3 │ │ │ │ │ adcseq r1, r5, r0, lsr #4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrshteq r6, [r1], r0 │ │ │ │ │ sbceq r1, r2, r8, ror #3 │ │ │ │ │ adcseq r1, r5, r8, ror #3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1066887,35 +1066401,35 @@ │ │ │ │ │ sbceq r1, r2, r0, lsl r2 │ │ │ │ │ adcseq r1, r5, r0, asr #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r6, sp, r8, asr #13 │ │ │ │ │ sbceq r1, r2, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq sl, pc, r8, lsr r1 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, ror #4 │ │ │ │ │ adcseq r1, r5, r0, ror #4 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, lsr r1 @ │ │ │ │ │ sbceq r1, r2, r8, lsl #5 │ │ │ │ │ adcseq r1, r5, r0, lsr r2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r2], #32 │ │ │ │ │ adcseq r1, r5, r0, lsl #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrshteq pc, [r1], r0 @ │ │ │ │ │ ldrdeq r1, [r2], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrsbteq pc, [r1], r8 @ │ │ │ │ │ + adcseq fp, r6, r0, ror #19 │ │ │ │ │ sbceq r1, r2, r0, lsl #6 │ │ │ │ │ adcseq r1, r5, r0, lsr #5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq fp, r6, r0, ror #19 │ │ │ │ │ + ldrsbteq pc, [r1], r8 @ │ │ │ │ │ sbceq r1, r2, r8, lsr #6 │ │ │ │ │ adcseq r1, r5, r0, ror r2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, asr r3 │ │ │ │ │ adcseq r1, r5, r0, asr #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1066931,23 +1066445,23 @@ │ │ │ │ │ sbceq r1, r2, r8, asr #7 │ │ │ │ │ ldrhteq r1, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r2], #48 @ 0x30 │ │ │ │ │ adcseq r1, r5, r0, lsl #6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r1, r5, r0, lsr #13 │ │ │ │ │ + ldrhteq r1, [r5], r0 │ │ │ │ │ sbceq r1, r2, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrhteq r1, [r5], r0 │ │ │ │ │ + adcseq r1, r5, r0, lsr #13 │ │ │ │ │ sbceq r1, r2, r0, asr #8 │ │ │ │ │ adcseq r1, r5, r0, lsr #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrshteq r1, [r5], r0 │ │ │ │ │ + adcseq r1, r5, r0, ror #29 │ │ │ │ │ sbceq r1, r2, r8, ror #8 │ │ │ │ │ ldrshteq r1, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r1, r2, r0, r4 │ │ │ │ │ adcseq r1, r5, r0, asr #6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1066989,27 +1066503,27 @@ │ │ │ │ │ strdeq r1, [r2], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adceq sl, pc, r0, lsr #19 │ │ │ │ │ sbceq r1, r2, r0, lsr #12 │ │ │ │ │ adcseq r1, r5, r8, ror #7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r1, [sp], r0 @ │ │ │ │ │ sbceq r1, r2, r8, asr #12 │ │ │ │ │ ldrhteq r1, [r5], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - strdeq r1, [sp], r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, ror r6 │ │ │ │ │ adcseq r1, r5, r8, lsl #8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r9, sp, r8, lsl lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r1, r2, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r9, sp, r8, lsl lr │ │ │ │ │ sbceq r1, r2, r0, asr #13 │ │ │ │ │ adcseq r1, r5, r8, lsr #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r8, ror #13 │ │ │ │ │ ldrshteq r1, [r5], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1067033,19 +1066547,19 @@ │ │ │ │ │ strheq r1, [r2], #112 @ 0x70 │ │ │ │ │ adcseq r1, r5, r8, lsl #9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r2], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq ip, r6, r0, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, lsl #16 │ │ │ │ │ adcseq r1, r5, r8, lsr #9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r0, ror #1 │ │ │ │ │ sbceq r1, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, r5, r8, ror r4 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r1, r5, r0, lsl r6 │ │ │ │ │ adcseq fp, r4, r8, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, asr r8 │ │ │ │ │ @@ -1067119,15 +1066633,15 @@ │ │ │ │ │ strdeq r1, [r2], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, lsr #22 │ │ │ │ │ ldrshteq r1, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r3, r5, r0, asr #25 │ │ │ │ │ + ldrhteq r3, [r5], r0 │ │ │ │ │ sbceq r1, r2, r8, asr #22 │ │ │ │ │ adcseq r1, r5, r0, asr #11 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ ldrdeq sl, [pc], r8 @ │ │ │ │ │ sbceq r1, r2, r0, ror fp │ │ │ │ │ adcseq r1, r5, r8, lsl r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067165,19 +1066679,19 @@ │ │ │ │ │ strheq r1, [r2], #192 @ 0xc0 │ │ │ │ │ umlalseq r1, r5, r8, r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq lr, r4, r8, ror #1 │ │ │ │ │ + adcseq r3, r5, r0, lsl #25 │ │ │ │ │ sbceq r1, r2, r0, lsl #26 │ │ │ │ │ ldrhteq r1, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r3, r5, r0, lsl #25 │ │ │ │ │ + adcseq lr, r4, r8, ror #1 │ │ │ │ │ sbceq r1, r2, r8, lsr #26 │ │ │ │ │ adcseq r1, r5, r8, lsl #13 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, asr sp │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067193,15 +1066707,15 @@ │ │ │ │ │ sbceq r1, r2, r8, asr #27 │ │ │ │ │ adcseq r1, r5, r8, asr #13 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq fp, r6, r0, lsl #1 │ │ │ │ │ strdeq r1, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq r1, r5, r8, lsl r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r3, r5, r8, ror #5 │ │ │ │ │ + ldrshteq r3, [r5], r8 │ │ │ │ │ sbceq r1, r2, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq sl, r0, r8, lsl #3 │ │ │ │ │ sbceq r1, r2, r0, asr #28 │ │ │ │ │ adcseq r1, r5, r8, lsr r7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1067223,27 +1066737,27 @@ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrsbteq r1, [r5], r0 │ │ │ │ │ adcseq fp, r4, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r8, lsl #30 │ │ │ │ │ adcseq r1, r5, r8, asr #14 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq r1, r2, r0, lsr pc │ │ │ │ │ umlalseq r1, r5, r8, r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r0, r2, r8, asr r8 │ │ │ │ │ - sbceq r1, r2, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r2, r8, asr r8 │ │ │ │ │ sbceq r1, r2, r8, asr pc │ │ │ │ │ ldrhteq r1, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, lsl #31 │ │ │ │ │ - adcseq r1, r5, r8, lsl #15 │ │ │ │ │ + umlalseq r1, r5, r0, r7 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r8, lsr #31 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r2], #240 @ 0xf0 │ │ │ │ │ @@ -1067277,19 +1066791,19 @@ │ │ │ │ │ strdeq r2, [r2], #8 │ │ │ │ │ adcseq r1, r5, r8, asr r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strhteq r3, [r1], r0 │ │ │ │ │ sbceq r2, r2, r8, asr #2 │ │ │ │ │ adcseq r1, r5, r8, ror r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - strhteq r3, [r1], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r0, ror r1 │ │ │ │ │ adcseq r1, r5, r8, asr #16 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r2, r8, r1 @ │ │ │ │ │ umlalseq r1, r5, r8, r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067307,15 +1066821,15 @@ │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, lsr r2 │ │ │ │ │ adcseq r1, r5, r0, ror #17 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r1, r5, r0, lsr sl │ │ │ │ │ ldrsbteq fp, [r4], r8 │ │ │ │ │ - strdeq r2, [lr], r0 @ │ │ │ │ │ + ldrdeq r2, [lr], r8 @ │ │ │ │ │ sbceq r2, r2, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq sp, r4, r8, asr #1 │ │ │ │ │ sbceq r2, r2, r8, lsl #5 │ │ │ │ │ adcseq r1, r5, r0, lsl #18 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1067375,31 +1066889,31 @@ │ │ │ │ │ strheq r2, [r2], #72 @ 0x48 │ │ │ │ │ adcseq r1, r5, r0, ror #19 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq ip, r1, r8, asr #15 │ │ │ │ │ sbceq r2, r2, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq pc, r6, r8, lsl sp @ │ │ │ │ │ sbceq r2, r2, r8, lsl #10 │ │ │ │ │ adcseq r1, r5, r0, lsl #20 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq pc, r6, r8, lsl sp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r0, lsr r5 │ │ │ │ │ ldrsbteq r1, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, asr r5 │ │ │ │ │ adcseq r1, r5, r0, lsr #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq ip, r1, r0, lsl #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r4, r8, ror #13 │ │ │ │ │ adcseq r1, r5, r8, asr #20 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [r2], #80 @ 0x50 │ │ │ │ │ @@ -1067413,15 +1066927,15 @@ │ │ │ │ │ sbceq r2, r2, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, asr #12 │ │ │ │ │ adcseq r1, r5, r8, lsl #21 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r1, r0, lsl #23 │ │ │ │ │ sbceq r2, r2, r0, ror r6 │ │ │ │ │ adcseq r1, r5, r8, asr sl │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r2, r8, r6 @ │ │ │ │ │ adcseq r1, r5, r8, lsr #21 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067441,35 +1066955,35 @@ │ │ │ │ │ sbceq r2, r2, r8, lsr r7 │ │ │ │ │ adcseq r1, r5, r8, ror #21 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r7, fp, r8, lsr #31 │ │ │ │ │ sbceq r2, r2, r8, lsl #15 │ │ │ │ │ adcseq r1, r5, r8, lsl #22 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r7, fp, r8, lsr #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [r2], #120 @ 0x78 │ │ │ │ │ adcseq r1, r5, r8, lsr #22 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r8, r7, r8, asr ip │ │ │ │ │ sbceq r2, r2, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq ip, r6, r0, lsl r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, r5, r8, asr #22 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r0, lsl r3 │ │ │ │ │ sbceq r2, r2, r0, asr r8 │ │ │ │ │ adcseq r1, r5, r8, lsl fp │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, ror r8 │ │ │ │ │ adcseq r1, r5, r8, ror #22 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067489,15 +1067003,15 @@ │ │ │ │ │ sbceq r2, r2, r8, lsl r9 │ │ │ │ │ adcseq r1, r5, r8, lsr #23 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq r0, sp, r0, lsl fp │ │ │ │ │ + adceq r0, sp, r0, lsr #22 │ │ │ │ │ sbceq r2, r2, r8, ror #18 │ │ │ │ │ adcseq r1, r5, r8, asr #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r2, r0, r9 @ │ │ │ │ │ umlalseq r1, r5, r8, fp │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1067569,15 +1067083,15 @@ │ │ │ │ │ sbceq r2, r2, r8, lsr ip │ │ │ │ │ adcseq r1, r5, r8, ror #25 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrsbteq r7, [r0], r8 │ │ │ │ │ + adcseq r7, r0, r8, ror #31 │ │ │ │ │ sbceq r2, r2, r8, lsl #25 │ │ │ │ │ adcseq r1, r5, r8, lsl #26 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r2, r5, r8, asr #8 │ │ │ │ │ strheq r2, [r2], #192 @ 0xc0 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1067677,35 +1067191,35 @@ │ │ │ │ │ sbceq r3, r2, r0, lsl #1 │ │ │ │ │ adcseq r1, r5, r8, asr lr │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r3, r1, r0, ror r8 │ │ │ │ │ sbceq r3, r2, r8, lsr #1 │ │ │ │ │ adcseq r1, r5, r8, lsr #29 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r5, r2, r8, lsr #20 │ │ │ │ │ + adcseq r5, r2, r8, lsl sl │ │ │ │ │ ldrdeq r3, [r2], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [r2], #8 │ │ │ │ │ adcseq r1, r5, r8, asr #29 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, asr r8 @ │ │ │ │ │ sbceq r3, r2, r0, lsr #2 │ │ │ │ │ umlalseq r1, r5, r8, lr │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adceq sl, pc, r8, asr r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, asr #2 │ │ │ │ │ adcseq r1, r5, r8, ror #29 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r2, [r5], r0 │ │ │ │ │ sbceq r3, r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrhteq r2, [r5], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r3, r2, r8, r1 │ │ │ │ │ adcseq r1, r5, r8, lsl #30 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, asr #3 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1067729,19 +1067243,19 @@ │ │ │ │ │ sbceq r3, r2, r8, lsl #5 │ │ │ │ │ adcseq r1, r5, r8, ror #30 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r3, [r2], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, sp, r0, ror #25 │ │ │ │ │ ldrdeq r3, [r2], #40 @ 0x28 │ │ │ │ │ adcseq r1, r5, r8, lsl #31 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq sl, sp, r0, ror #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, lsl #6 │ │ │ │ │ adcseq r1, r5, r8, asr pc │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, lsr #6 │ │ │ │ │ adcseq r1, r5, r8, lsr #31 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067787,15 +1067301,15 @@ │ │ │ │ │ strheq r3, [r2], #72 @ 0x48 │ │ │ │ │ adcseq r2, r5, r0, asr r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, ror #9 │ │ │ │ │ adcseq r2, r5, r0, lsr #32 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r3, r5, r0, lsl sl │ │ │ │ │ + ldrshteq r3, [r5], r0 │ │ │ │ │ sbceq r3, r2, r8, lsl #10 │ │ │ │ │ adcseq r2, r5, r0, ror r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1067811,35 +1067325,35 @@ │ │ │ │ │ sbceq r3, r2, r8, lsr #11 │ │ │ │ │ ldrhteq r2, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq sl, sp, r8, lsr fp │ │ │ │ │ ldrdeq r3, [r2], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq r9, sp, r0, ror #25 │ │ │ │ │ + ldrsbteq r1, [r0], r0 │ │ │ │ │ strdeq r3, [r2], #88 @ 0x58 │ │ │ │ │ ldrsbteq r2, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrsbteq r1, [r0], r0 │ │ │ │ │ + adceq r9, sp, r8, lsr #25 │ │ │ │ │ sbceq r3, r2, r0, lsr #12 │ │ │ │ │ adcseq r2, r5, r0, lsr #1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, asr #12 │ │ │ │ │ ldrshteq r2, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq r1, [r2], r0 │ │ │ │ │ sbceq r3, r2, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r3, r5, r0, lsr #28 │ │ │ │ │ smulleq r3, r2, r8, r6 │ │ │ │ │ adcseq r2, r5, r0, lsl r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrshteq r1, [r2], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, asr #13 │ │ │ │ │ adcseq r2, r5, r0, ror #1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq sl, r0, r8, lsl #17 │ │ │ │ │ sbceq r3, r2, r8, ror #13 │ │ │ │ │ adcseq r2, r5, r0, lsr r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067881,15 +1067395,15 @@ │ │ │ │ │ sbceq r3, r2, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, ror r8 │ │ │ │ │ ldrsbteq r2, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq sl, sp, r0, ror r3 │ │ │ │ │ + umlaleq sl, sp, r0, r3 │ │ │ │ │ sbceq r3, r2, r0, lsr #17 │ │ │ │ │ adcseq r2, r5, r8, lsr #3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq r0, sp, r0, ror lr │ │ │ │ │ sbceq r3, r2, r8, asr #17 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1067951,35 +1067465,35 @@ │ │ │ │ │ strdeq r3, [r2], #168 @ 0xa8 │ │ │ │ │ adcseq r2, r5, r0, ror #5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, lsr #22 │ │ │ │ │ adcseq r2, r5, r8, lsr #5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r9, r1, r0, lsl #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, asr #22 │ │ │ │ │ adcseq r2, r5, r0, lsl #6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r1, r0, lsl #22 │ │ │ │ │ sbceq r3, r2, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r3, r2, r8, fp │ │ │ │ │ adcseq r2, r5, r0, lsr #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, asr #23 │ │ │ │ │ ldrshteq r2, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, ror #23 │ │ │ │ │ adcseq r2, r5, r0, asr #6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq fp, r6, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, lsr ip │ │ │ │ │ adcseq r2, r5, r0, ror #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1068005,27 +1067519,27 @@ │ │ │ │ │ sbceq r3, r2, r0, lsl #26 │ │ │ │ │ ldrhteq r2, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r0, [r2], r0 │ │ │ │ │ sbceq r3, r2, r0, asr sp │ │ │ │ │ ldrsbteq r2, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, ror sp │ │ │ │ │ adcseq r2, r5, r8, lsr #7 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r0, lsr #27 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrhteq r0, [r2], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r2, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ ldrhteq r5, [r2], r8 │ │ │ │ │ strdeq r3, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq r2, r5, r0, lsr #8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1068111,15 +1067625,15 @@ │ │ │ │ │ sbceq r4, r2, r0, lsr #2 │ │ │ │ │ adcseq r2, r5, r0, ror #10 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r7, pc, r8, lsl #24 │ │ │ │ │ sbceq r4, r2, r8, asr #2 │ │ │ │ │ adcseq r2, r5, r0, lsr r5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r3, r5, r0, ror #22 │ │ │ │ │ + adcseq r3, r5, r0, ror fp │ │ │ │ │ sbceq r4, r2, r0, ror r1 │ │ │ │ │ ldrsbteq r2, [r5], r0 │ │ │ │ │ ldrsbteq fp, [r4], r8 │ │ │ │ │ adcseq r2, r5, r8, lsl #11 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq ip, sp, r8, lsr r5 │ │ │ │ │ smulleq r4, r2, r8, r1 │ │ │ │ │ @@ -1068255,19 +1067769,19 @@ │ │ │ │ │ smulleq r4, r2, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, asr #13 │ │ │ │ │ ldrhteq r2, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r8, sp, r8, lsr pc │ │ │ │ │ + adcseq r0, r2, r0, lsl #27 │ │ │ │ │ sbceq r4, r2, r8, ror #13 │ │ │ │ │ adcseq r2, r5, r0, lsl #15 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r0, r2, r0, ror sp │ │ │ │ │ + adceq r8, sp, r8, asr #30 │ │ │ │ │ sbceq r4, r2, r0, lsl r7 │ │ │ │ │ ldrsbteq r2, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq sl, pc, r8, lsr #16 │ │ │ │ │ sbceq r4, r2, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1068303,15 +1067817,15 @@ │ │ │ │ │ sbceq r4, r2, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, lsr #17 │ │ │ │ │ adcseq r2, r5, r0, ror r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq sl, sp, r8, ror r8 │ │ │ │ │ + adceq sl, sp, r8, asr r8 │ │ │ │ │ sbceq r4, r2, r8, asr #17 │ │ │ │ │ adcseq r2, r5, r0, asr #16 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [r2], #128 @ 0x80 │ │ │ │ │ umlalseq r2, r5, r0, r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1068319,15 +1067833,15 @@ │ │ │ │ │ sbceq r4, r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, asr #18 │ │ │ │ │ ldrhteq r2, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r0, r5, r0, ror #7 │ │ │ │ │ + ldrsbteq r0, [r5], r0 │ │ │ │ │ sbceq r4, r2, r8, ror #18 │ │ │ │ │ adcseq r2, r5, r0, lsl #17 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r6, r1, r8, rrx │ │ │ │ │ smulleq r4, r2, r0, r9 │ │ │ │ │ ldrsbteq r2, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1068343,19 +1067857,19 @@ │ │ │ │ │ sbceq r4, r2, r8, lsl #20 │ │ │ │ │ adcseq r2, r5, r0, asr #17 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, lsr sl │ │ │ │ │ adcseq r2, r5, r0, lsl r9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r3, r5, r8, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r3, [r5], r8 │ │ │ │ │ sbceq r4, r2, r0, lsl #21 │ │ │ │ │ adcseq r2, r5, r0, lsr r9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrhteq r0, [r2], r0 │ │ │ │ │ sbceq r4, r2, r8, lsr #21 │ │ │ │ │ adcseq r2, r5, r0, lsl #18 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1068367,15 +1067881,15 @@ │ │ │ │ │ strdeq r4, [r2], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, lsr #22 │ │ │ │ │ adcseq r2, r5, r0, ror r9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r2, r5, r8, lsr #23 │ │ │ │ │ + ldrhteq r2, [r5], r8 │ │ │ │ │ sbceq r4, r2, r8, asr #22 │ │ │ │ │ adcseq r2, r5, r0, asr #18 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, ror fp │ │ │ │ │ umlalseq r2, r5, r0, r9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1068411,15 +1067925,15 @@ │ │ │ │ │ strheq r4, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r2, r5, r0, lsl sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq r0, r4, r8, asr lr │ │ │ │ │ + adceq r0, r4, r0, asr pc │ │ │ │ │ sbceq r4, r2, r0, lsl #26 │ │ │ │ │ adcseq r2, r5, r8, lsr #20 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r2, r5, r0, lsl #20 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, lsr #26 │ │ │ │ │ @@ -1068437,29 +1067951,29 @@ │ │ │ │ │ sbceq r4, r2, r0, lsr #27 │ │ │ │ │ adcseq r2, r5, r8, lsr sl │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, asr #27 │ │ │ │ │ adcseq r2, r5, r8, lsl #21 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r8, asr r5 │ │ │ │ │ strdeq r4, [r2], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq fp, r6, r8, asr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, lsl lr │ │ │ │ │ adcseq r2, r5, r8, lsr #21 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, asr #28 │ │ │ │ │ adcseq r2, r5, r8, ror sl │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r2, r5, r0, asr #21 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r3, r5, r8, ror r5 │ │ │ │ │ + adcseq r3, r5, r8, lsl #11 │ │ │ │ │ sbceq r4, r2, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r4, r2, r0, lr │ │ │ │ │ adcseq r2, r5, r0, ror #21 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1068471,15 +1067985,15 @@ │ │ │ │ │ sbceq r4, r2, r0, ror #29 │ │ │ │ │ adcseq r2, r5, r0, lsl #22 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r5, r2, r0, ror #29 │ │ │ │ │ + adcseq r5, r2, r0, asr #29 │ │ │ │ │ sbceq r4, r2, r0, lsr pc │ │ │ │ │ adcseq r2, r5, r0, lsr #22 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq sp, r6, r8, lsl #9 │ │ │ │ │ sbceq r4, r2, r8, asr pc │ │ │ │ │ ldrshteq r2, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1068487,63 +1068001,63 @@ │ │ │ │ │ sbceq r4, r2, r0, lsl #31 │ │ │ │ │ adcseq r2, r5, r0, asr #22 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r4, r5, r0, lsl #20 │ │ │ │ │ + adcseq sl, r0, r0, lsl #6 │ │ │ │ │ ldrdeq r4, [r2], #240 @ 0xf0 │ │ │ │ │ adcseq r2, r5, r0, ror #22 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r0, r0, lsl #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8 │ │ │ │ │ adcseq r2, r5, r0, lsr fp │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r4, r5, r0, lsl sl │ │ │ │ │ sbceq r5, r2, r0, lsr r0 │ │ │ │ │ adcseq r2, r5, r0, lsl #23 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, lsl #1 │ │ │ │ │ adcseq r2, r5, r0, lsr #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sp, r4, r8, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, lsr #1 │ │ │ │ │ adcseq r2, r5, r0, ror fp │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq sp, r4, r8, asr r1 │ │ │ │ │ + adceq r2, lr, r8, lsr #13 │ │ │ │ │ ldrdeq r5, [r2], #0 │ │ │ │ │ adcseq r2, r5, r0, asr #23 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r2, lr, r8, lsr #13 │ │ │ │ │ + adcseq sp, r4, r8, ror r1 │ │ │ │ │ strdeq r5, [r2], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, lsr #2 │ │ │ │ │ adcseq r2, r5, r0, ror #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sp, r4, r0, lsl #10 │ │ │ │ │ sbceq r5, r2, r8, asr #2 │ │ │ │ │ ldrhteq r2, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, ror r1 │ │ │ │ │ adcseq r2, r5, r0, lsl #24 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r5, r8, asr ip │ │ │ │ │ smulleq r5, r2, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r0, r5, r8, asr ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, asr #3 │ │ │ │ │ adcseq r2, r5, r0, lsr #24 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, ror #3 │ │ │ │ │ ldrshteq r2, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1068553,31 +1068067,31 @@ │ │ │ │ │ sbceq r5, r2, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq ip, r1, r0, lsr #15 │ │ │ │ │ sbceq r5, r2, r8, lsr r2 │ │ │ │ │ adcseq r2, r5, r8, asr ip │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r6, r1, r0, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, ror #4 │ │ │ │ │ adcseq r2, r5, r8, lsr #24 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r6, r1, r0, asr r3 │ │ │ │ │ sbceq r5, r2, r8, lsl #5 │ │ │ │ │ adcseq r2, r5, r8, ror ip │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r5, [r2], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq sl, r7, r8, lsl #18 │ │ │ │ │ ldrdeq r5, [r2], #40 @ 0x28 │ │ │ │ │ umlalseq r2, r5, r8, ip │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sl, r7, r8, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, lsl #6 │ │ │ │ │ adcseq r2, r5, r8, ror #24 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, lsr #6 │ │ │ │ │ ldrhteq r2, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1068593,15 +1068107,15 @@ │ │ │ │ │ sbceq r5, r2, r0, lsr #7 │ │ │ │ │ adcseq r2, r5, r8, lsr #25 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, asr #7 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq lr, r1, r0, lsr fp │ │ │ │ │ + adcseq lr, r1, r0, asr #22 │ │ │ │ │ strdeq r5, [r2], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r2, r5, r8, ror #21 │ │ │ │ │ sbceq r5, r2, r8, lsl r4 │ │ │ │ │ adcseq r2, r5, r8, lsl sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1068617,31 +1068131,31 @@ │ │ │ │ │ smulleq r5, r2, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r2, r5, r8, ror #14 │ │ │ │ │ strheq r5, [r2], #72 @ 0x48 │ │ │ │ │ adcseq r2, r5, r8, asr sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - strhteq fp, [sp], r8 │ │ │ │ │ + adceq fp, sp, r8, asr #27 │ │ │ │ │ sbceq r5, r2, r0, ror #9 │ │ │ │ │ adcseq r2, r5, r8, lsr #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, lsl #10 │ │ │ │ │ adcseq r2, r5, r8, ror sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq ip, r6, r8, lsr #9 │ │ │ │ │ sbceq r5, r2, r8, asr r5 │ │ │ │ │ umlalseq r2, r5, r8, sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq ip, r6, r8, lsr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, lsl #11 │ │ │ │ │ adcseq r2, r5, r8, ror #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, lsr #11 │ │ │ │ │ ldrhteq r2, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1068733,35 +1068247,35 @@ │ │ │ │ │ strdeq r5, [r2], #128 @ 0x80 │ │ │ │ │ ldrsbteq r2, [r5], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq r2, lr, r8, ror #15 │ │ │ │ │ sbceq r5, r2, r8, lsl r9 │ │ │ │ │ adcseq r2, r5, r8, lsr #30 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq fp, sp, r0, asr #24 │ │ │ │ │ sbceq r5, r2, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq fp, sp, r0, asr #24 │ │ │ │ │ + ldrhteq r0, [r2], r0 │ │ │ │ │ sbceq r5, r2, r8, ror #18 │ │ │ │ │ adcseq r2, r5, r8, asr #30 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrhteq r0, [r2], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r5, r2, r0, r9 │ │ │ │ │ adcseq r2, r5, r8, lsl pc │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r1, r5, r0, ror pc │ │ │ │ │ + adcseq r1, r5, r0, lsl #31 │ │ │ │ │ strheq r5, [r2], #152 @ 0x98 │ │ │ │ │ adcseq r2, r5, r8, ror #30 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r3, r5, r8, asr #8 │ │ │ │ │ sbceq r5, r2, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r5, r2, r0, ror #27 │ │ │ │ │ + adcseq r5, r2, r0, asr #28 │ │ │ │ │ sbceq r5, r2, r8, lsl #20 │ │ │ │ │ adcseq r2, r5, r8, lsl #31 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, lsr sl │ │ │ │ │ adcseq r2, r5, r8, asr pc │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1068807,43 +1068321,43 @@ │ │ │ │ │ sbceq r5, r2, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, ror #23 │ │ │ │ │ adcseq r3, r5, r0, asr r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r3, r5, r8, lsl #10 │ │ │ │ │ + adcseq r1, r5, r0, lsr r0 │ │ │ │ │ sbceq r5, r2, r0, lsl ip │ │ │ │ │ adcseq r3, r5, r0, lsr #32 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r3, r5, r8, lsl #10 │ │ │ │ │ sbceq r5, r2, r8, lsr ip │ │ │ │ │ adcseq r3, r5, r0, ror r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r8, lsl #25 │ │ │ │ │ umlalseq r3, r5, r0, r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r1, r5, r0, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r5, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r3, r5, r0, rrx │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [r2], #200 @ 0xc8 │ │ │ │ │ ldrhteq r3, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq r0, r5, r8, lsl sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r5, r8, lsl sp │ │ │ │ │ sbceq r5, r2, r8, lsr #26 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r2, r0, asr sp │ │ │ │ │ adcseq r3, r5, r0, lsr #1 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1068915,15 +1068429,15 @@ │ │ │ │ │ sbceq r6, r2, r8 │ │ │ │ │ ldrshteq r3, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq sl, sp, r8, asr r8 │ │ │ │ │ + adceq sl, sp, r8, lsr r8 │ │ │ │ │ sbceq r6, r2, r8, asr r0 │ │ │ │ │ adcseq r3, r5, r0, lsl r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, lsl #1 │ │ │ │ │ adcseq r3, r5, r0, ror #3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1068931,23 +1068445,23 @@ │ │ │ │ │ sbceq r6, r2, r8, lsr #1 │ │ │ │ │ adcseq r3, r5, r0, lsr r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r2], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r3, r5, r8, asr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r2], #8 │ │ │ │ │ adcseq r3, r5, r0, asr r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r3, r5, r8, asr r6 │ │ │ │ │ sbceq r6, r2, r0, lsr #2 │ │ │ │ │ adcseq r3, r5, r0, lsr #4 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adceq fp, sp, r0, lsr fp │ │ │ │ │ + adceq fp, sp, r0, lsr #22 │ │ │ │ │ sbceq r6, r2, r8, asr #2 │ │ │ │ │ adcseq r3, r5, r0, ror r2 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1068955,15 +1068469,15 @@ │ │ │ │ │ smulleq r6, r2, r8, r1 │ │ │ │ │ umlalseq r3, r5, r0, r2 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, asr #3 │ │ │ │ │ adcseq r3, r5, r0, ror #4 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r0, r5, r0, lsl #2 │ │ │ │ │ + adcseq r0, r5, r0, lsr #2 │ │ │ │ │ sbceq r6, r2, r8, ror #3 │ │ │ │ │ ldrhteq r3, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1068975,19 +1068489,19 @@ │ │ │ │ │ sbceq r6, r2, r0, ror #4 │ │ │ │ │ adcseq r3, r5, r0, lsr #5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r8, lsl #5 │ │ │ │ │ ldrshteq r3, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - umlalseq ip, r1, r8, ip │ │ │ │ │ + ldrshteq fp, [r6], r0 │ │ │ │ │ strheq r6, [r2], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrshteq fp, [r6], r0 │ │ │ │ │ + adcseq ip, r1, r0, ror #25 │ │ │ │ │ ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ adcseq r3, r5, r0, lsl r3 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r9, r0, r8, ror r2 │ │ │ │ │ sbceq r6, r2, r0, lsl #6 │ │ │ │ │ adcseq r3, r5, r0, ror #5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1069099,31 +1068613,31 @@ │ │ │ │ │ sbceq r6, r2, r8, lsr r7 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, ror #14 │ │ │ │ │ adcseq r3, r5, r0, lsr #9 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq fp, r6, r8, lsl sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r8, lsl #15 │ │ │ │ │ ldrshteq r3, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r8, lsr #26 │ │ │ │ │ strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r2], #120 @ 0x78 │ │ │ │ │ adcseq r3, r5, r0, lsl r5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq fp, sp, r0, lsr #14 │ │ │ │ │ sbceq r6, r2, r0, lsl #16 │ │ │ │ │ adcseq r3, r5, r0, ror #9 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r9, r1, r0, asr #4 │ │ │ │ │ + adcseq r9, r1, r0, lsr r2 │ │ │ │ │ sbceq r6, r2, r8, lsr #16 │ │ │ │ │ adcseq r3, r5, r0, lsr r5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1069155,19 +1068669,19 @@ │ │ │ │ │ sbceq r6, r2, r8, ror #18 │ │ │ │ │ ldrhteq r3, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrsbteq r4, [r5], r0 │ │ │ │ │ smulleq r6, r2, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrhteq r1, [sl], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r2], #152 @ 0x98 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r1, [sl], r0 │ │ │ │ │ sbceq r6, r2, r0, ror #19 │ │ │ │ │ adcseq r3, r5, r0, lsr #11 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq sl, r7, r0, lsl #28 │ │ │ │ │ sbceq r6, r2, r8, lsl #20 │ │ │ │ │ ldrshteq r3, [r5], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1069273,15 +1068787,15 @@ │ │ │ │ │ strdeq r6, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq r3, r5, r8, lsl #15 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r5, r1, r8, ror #28 │ │ │ │ │ sbceq r6, r2, r8, lsl lr │ │ │ │ │ adcseq r3, r5, r8, asr r7 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r3, r5, r0, lsr #20 │ │ │ │ │ + adcseq r3, r5, r0, lsr sl │ │ │ │ │ sbceq r6, r2, r0, asr #28 │ │ │ │ │ adcseq r3, r5, r8, lsr #15 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r0, r5, r0, lsr #17 │ │ │ │ │ sbceq r6, r2, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1069289,15 +1068803,15 @@ │ │ │ │ │ smulleq r6, r2, r0, lr │ │ │ │ │ adcseq r3, r5, r8, asr #15 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r2], #232 @ 0xe8 │ │ │ │ │ umlalseq r3, r5, r8, r7 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq ip, r1, r0, ror #23 │ │ │ │ │ + ldrshteq ip, [r1], r0 │ │ │ │ │ sbceq r6, r2, r0, ror #29 │ │ │ │ │ adcseq r3, r5, r8, ror #15 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r8, r6, r0, asr sl │ │ │ │ │ sbceq r6, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1069309,32 +1068823,32 @@ │ │ │ │ │ sbceq r6, r2, r8, asr pc │ │ │ │ │ ldrsbteq r3, [r5], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, lsl #31 │ │ │ │ │ adcseq r3, r5, r8, lsr #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq r7, sp, r8, lsr #16 │ │ │ │ │ + ldrdeq r7, [sp], r0 @ │ │ │ │ │ sbceq r6, r2, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r2], #240 @ 0xf0 │ │ │ │ │ - adcseq r3, r5, r8, asr #16 │ │ │ │ │ + adcseq r3, r5, r0, asr #16 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r7, r2, r8 │ │ │ │ │ adcseq r3, r5, r8, lsl r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r3, r5, r8, asr r8 │ │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r0, [r2], r8 │ │ │ │ │ + sbceq r7, r2, r8 │ │ │ │ │ + adcseq r3, r5, r0, ror #16 │ │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r0, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r3, r5, r8, ror r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, asr r0 │ │ │ │ │ adcseq r3, r5, r0, asr r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1069361,19 +1068875,19 @@ │ │ │ │ │ sbceq r7, r2, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r0, ror r1 │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlalseq r1, r2, r0, r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r7, r2, r8, r1 │ │ │ │ │ adcseq r3, r5, r8, asr #17 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq r1, r2, r0, r5 │ │ │ │ │ sbceq r7, r2, r0, asr #3 │ │ │ │ │ adcseq r3, r5, r8, lsl r9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1069385,19 +1068899,19 @@ │ │ │ │ │ sbceq r7, r2, r8, lsr r2 │ │ │ │ │ adcseq r3, r5, r8, lsl #18 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r0, r2, r0, asr r1 │ │ │ │ │ sbceq r7, r2, r0, ror #4 │ │ │ │ │ adcseq r3, r5, r8, asr r9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sl, pc, r8, lsl r4 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, lsl r4 @ │ │ │ │ │ strheq r7, [r2], #32 │ │ │ │ │ adcseq r3, r5, r8, ror r9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r3, r5, r0, asr lr │ │ │ │ │ ldrdeq r7, [r2], #40 @ 0x28 │ │ │ │ │ adcseq r3, r5, r8, asr #18 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1069409,19 +1068923,19 @@ │ │ │ │ │ sbceq r7, r2, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r0, asr r3 │ │ │ │ │ ldrhteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq lr, r1, r0, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, ror r3 │ │ │ │ │ adcseq r3, r5, r8, lsl #19 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq lr, r1, r0, asr #3 │ │ │ │ │ sbceq r7, r2, r0, lsr #7 │ │ │ │ │ ldrsbteq r3, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1069429,19 +1068943,19 @@ │ │ │ │ │ strdeq r7, [r2], #48 @ 0x30 │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, lsl r4 │ │ │ │ │ adcseq r3, r5, r8, asr #19 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adceq r2, ip, r0, lsl #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r0, asr #8 │ │ │ │ │ adcseq r3, r5, r8, lsl sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r2, ip, r0, lsl #7 │ │ │ │ │ sbceq r7, r2, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r7, r2, r0, r4 │ │ │ │ │ adcseq r3, r5, r8, lsr sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1069509,19 +1069023,19 @@ │ │ │ │ │ sbceq r7, r2, r0, lsl r7 │ │ │ │ │ adcseq r3, r5, r8, lsr fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, lsr r7 │ │ │ │ │ adcseq r3, r5, r8, lsl #22 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adceq r6, sp, r0, ror #1 │ │ │ │ │ + adceq r6, sp, r8, lsr #1 │ │ │ │ │ sbceq r7, r2, r0, ror #14 │ │ │ │ │ adcseq r3, r5, r8, asr fp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq ip, sp, r8, lsl r4 │ │ │ │ │ + adceq ip, sp, r8, lsr r4 │ │ │ │ │ sbceq r7, r2, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r7, [r2], #112 @ 0x70 │ │ │ │ │ adcseq r3, r5, r8, ror fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1069549,15 +1069063,15 @@ │ │ │ │ │ sbceq r7, r2, r0, lsr #17 │ │ │ │ │ ldrsbteq r3, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r4, r5, r8, ror #10 │ │ │ │ │ + adcseq r4, r5, r8, asr r5 │ │ │ │ │ strdeq r7, [r2], #128 @ 0x80 │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r4, r7, r0, lsl #10 │ │ │ │ │ sbceq r7, r2, r8, lsl r9 │ │ │ │ │ adcseq r3, r5, r8, asr #23 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1069601,19 +1069115,19 @@ │ │ │ │ │ sbceq r7, r2, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq sp, r4, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r2], #160 @ 0xa0 │ │ │ │ │ ldrhteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - umlalseq sl, r6, r8, sp │ │ │ │ │ + adcseq r3, r5, r0, asr r7 │ │ │ │ │ strdeq r7, [r2], #168 @ 0xa8 │ │ │ │ │ adcseq r3, r5, r8, lsl #25 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r3, r5, r0, asr r7 │ │ │ │ │ + umlalseq sl, r6, r8, sp │ │ │ │ │ sbceq r7, r2, r0, lsr #22 │ │ │ │ │ ldrsbteq r3, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1069633,27 +1069147,27 @@ │ │ │ │ │ sbceq r7, r2, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r0, lsl ip │ │ │ │ │ adcseq r3, r5, r8, lsr sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r7, r0, r0, lsl sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, lsr ip │ │ │ │ │ adcseq r3, r5, r8, lsl #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adceq r3, pc, r0, lsr sl @ │ │ │ │ │ + adcseq r7, r0, r0, lsl sp │ │ │ │ │ sbceq r7, r2, r0, ror #24 │ │ │ │ │ adcseq r3, r5, r8, asr sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r3, pc, r0, lsr sl @ │ │ │ │ │ strheq r7, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r3, r5, r8, ror sp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq r8, sp, r0, ror #18 │ │ │ │ │ ldrdeq r7, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r3, r5, r8, asr #26 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1069685,15 +1069199,15 @@ │ │ │ │ │ strdeq r7, [r2], #208 @ 0xd0 │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq sp, r4, r8, asr sp │ │ │ │ │ sbceq r7, r2, r8, lsl lr │ │ │ │ │ adcseq r3, r5, r8, asr #27 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq lr, r1, r0, asr #25 │ │ │ │ │ + ldrshteq lr, [r1], r0 │ │ │ │ │ sbceq r7, r2, r0, asr #28 │ │ │ │ │ adcseq r3, r5, r8, lsl lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r9, r0, r0, asr #19 │ │ │ │ │ sbceq r7, r2, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1069709,19 +1069223,19 @@ │ │ │ │ │ sbceq r7, r2, r0, ror #29 │ │ │ │ │ adcseq r3, r5, r8, asr lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq lr, r6, r8, ror #9 │ │ │ │ │ sbceq r7, r2, r0, lsr pc │ │ │ │ │ adcseq r3, r5, r8, ror lr │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq lr, r6, r8, ror #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, asr pc │ │ │ │ │ adcseq r3, r5, r8, asr #28 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r0, lsl #31 │ │ │ │ │ umlalseq r3, r5, r8, lr │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1069745,15 +1069259,15 @@ │ │ │ │ │ sbceq r8, r2, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r0, lsl #1 │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r7, sp, r0, lsr lr │ │ │ │ │ + adceq r7, sp, r0, asr #28 │ │ │ │ │ sbceq r8, r2, r8, lsr #1 │ │ │ │ │ adcseq r3, r5, r8, asr #29 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq ip, sp, r8, lsl #5 │ │ │ │ │ ldrdeq r8, [r2], #0 │ │ │ │ │ adcseq r3, r5, r8, lsl pc │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1069785,19 +1069299,19 @@ │ │ │ │ │ sbceq r8, r2, r8, ror #3 │ │ │ │ │ adcseq r3, r5, r8, asr #30 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ ldrhteq r1, [r7], r0 │ │ │ │ │ sbceq r8, r2, r0, lsl r2 │ │ │ │ │ umlalseq r3, r5, r8, pc @ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r9, [r0], r8 │ │ │ │ │ sbceq r8, r2, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrhteq r9, [r0], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r0, ror #4 │ │ │ │ │ ldrhteq r3, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl #5 │ │ │ │ │ adcseq r3, r5, r8, lsl #31 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1069975,19 +1069489,19 @@ │ │ │ │ │ sbceq r8, r2, r0, asr #18 │ │ │ │ │ adcseq r4, r5, r0, lsl #5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adceq fp, sp, r0, ror #20 │ │ │ │ │ sbceq r8, r2, r8, ror #18 │ │ │ │ │ adcseq r4, r5, r0, asr r2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r9, r0, r8, ror #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r8, r2, r0, r9 │ │ │ │ │ adcseq r4, r5, r0, lsr #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r0, r8, ror #21 │ │ │ │ │ strheq r8, [r2], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r0, ror #19 │ │ │ │ │ adcseq r4, r5, r0, asr #5 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ @@ -1070039,23 +1069553,23 @@ │ │ │ │ │ sbceq r8, r2, r0, asr #23 │ │ │ │ │ adcseq r4, r5, r0, lsl #7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, ror #23 │ │ │ │ │ adcseq r4, r5, r0, asr r3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sl, pc, r8, asr #16 │ │ │ │ │ sbceq r8, r2, r0, lsl ip │ │ │ │ │ adcseq r4, r5, r0, lsr #7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq sl, pc, r8, asr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r0, ror #24 │ │ │ │ │ adcseq r4, r5, r0, asr #7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl #25 │ │ │ │ │ umlalseq r4, r5, r0, r3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1070111,15 +1069625,15 @@ │ │ │ │ │ smulleq r8, r2, r0, lr │ │ │ │ │ adcseq r4, r5, r0, lsr #9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r8, [r2], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - umlaleq r8, sp, r0, r5 │ │ │ │ │ + adceq r8, sp, r0, lsl #11 │ │ │ │ │ sbceq r8, r2, r0, ror #29 │ │ │ │ │ adcseq r4, r5, r0, asr #9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl #30 │ │ │ │ │ umlalseq r4, r5, r0, r4 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1070155,23 +1069669,23 @@ │ │ │ │ │ sbceq r9, r2, r8, asr r0 │ │ │ │ │ adcseq r4, r5, r0, lsl r5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r0, lsl #1 │ │ │ │ │ adcseq r4, r5, r0, ror #10 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrhteq r8, [r0], r0 │ │ │ │ │ + adceq r6, r8, r0, lsl r0 │ │ │ │ │ sbceq r9, r2, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq r6, r8, r0, lsl r0 │ │ │ │ │ + adcseq sp, r4, r0, lsr #28 │ │ │ │ │ ldrdeq r9, [r2], #0 │ │ │ │ │ adcseq r4, r5, r0, lsl #11 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq sp, r4, r0, lsr #28 │ │ │ │ │ + ldrhteq r8, [r0], r0 │ │ │ │ │ strdeq r9, [r2], #8 │ │ │ │ │ adcseq r4, r5, r0, asr r5 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ ldrsbteq r3, [r1], r8 │ │ │ │ │ sbceq r9, r2, r0, lsr #2 │ │ │ │ │ adcseq r4, r5, r0, lsr #11 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1070199,27 +1069713,27 @@ │ │ │ │ │ sbceq r9, r2, r0, lsl r2 │ │ │ │ │ adcseq r4, r5, r0, lsl #12 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, lsr r2 │ │ │ │ │ ldrsbteq r4, [r5], r0 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - umlaleq fp, sp, r0, r0 │ │ │ │ │ - sbceq r9, r2, r0, ror #4 │ │ │ │ │ adcseq r4, r5, r8, lsl r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ + umlaleq fp, sp, r0, r0 │ │ │ │ │ + sbceq r9, r2, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, lsl #5 │ │ │ │ │ adcseq r4, r5, r8, lsr r6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r2], #32 │ │ │ │ │ - adcseq r4, r5, r0, lsl r6 │ │ │ │ │ + adcseq r4, r5, r8, lsl #12 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r2], #40 @ 0x28 │ │ │ │ │ adcseq r4, r5, r8, asr r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq fp, sl, r8, asr #2 │ │ │ │ │ sbceq r9, r2, r0, lsl #6 │ │ │ │ │ @@ -1070229,43 +1069743,43 @@ │ │ │ │ │ sbceq r9, r2, r8, lsr #6 │ │ │ │ │ adcseq r4, r5, r8, ror r6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r3, r5, r0, lsr #30 │ │ │ │ │ sbceq r9, r2, r0, asr r3 │ │ │ │ │ adcseq r4, r5, r8, asr #12 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - ldrshteq r8, [r0], r0 │ │ │ │ │ + ldrdeq r9, [lr], r0 @ │ │ │ │ │ sbceq r9, r2, r8, ror r3 │ │ │ │ │ umlalseq r4, r5, r8, r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - ldrdeq r9, [lr], r0 @ │ │ │ │ │ + ldrshteq r8, [r0], r0 │ │ │ │ │ sbceq r9, r2, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r8, r0, r0, asr #19 │ │ │ │ │ + adcseq r8, r0, r0, lsr #19 │ │ │ │ │ sbceq r9, r2, r8, asr #7 │ │ │ │ │ ldrhteq r4, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r2], #48 @ 0x30 │ │ │ │ │ adcseq r4, r5, r8, lsl #13 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, lsl r4 │ │ │ │ │ ldrsbteq r4, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adcseq pc, r9, r0, ror #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, ror #8 │ │ │ │ │ ldrshteq r4, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq pc, r9, r0, ror #25 │ │ │ │ │ smulleq r9, r2, r0, r4 │ │ │ │ │ adcseq r4, r5, r8, asr #13 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r2], #72 @ 0x48 │ │ │ │ │ adcseq r4, r5, r8, lsl r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1070365,15 +1069879,15 @@ │ │ │ │ │ sbceq r9, r2, r8, ror r8 │ │ │ │ │ umlalseq r4, r5, r8, r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r9, r0, r0, asr pc │ │ │ │ │ + adcseq r9, r0, r0, ror #30 │ │ │ │ │ sbceq r9, r2, r8, asr #17 │ │ │ │ │ ldrhteq r4, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r2], #128 @ 0x80 │ │ │ │ │ adcseq r4, r5, r8, lsl #17 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1070389,23 +1069903,23 @@ │ │ │ │ │ sbceq r9, r2, r8, ror #18 │ │ │ │ │ ldrshteq r4, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrdeq r1, [sp], r0 @ │ │ │ │ │ smulleq r9, r2, r0, r9 │ │ │ │ │ adcseq r4, r5, r8, asr #17 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - ldrsbteq r0, [r5], r8 │ │ │ │ │ + adcseq r0, r5, r8, ror #27 │ │ │ │ │ strheq r9, [r2], #152 @ 0x98 │ │ │ │ │ adcseq r4, r5, r8, lsl r9 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r8, r1, r0, lsr sp │ │ │ │ │ sbceq r9, r2, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - ldrshteq pc, [r4], r0 @ │ │ │ │ │ + adcseq pc, r4, r0, lsl #26 │ │ │ │ │ sbceq r9, r2, r8, lsl #20 │ │ │ │ │ adcseq r4, r5, r8, lsr r9 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r0, lsr sl │ │ │ │ │ adcseq r4, r5, r8, lsl #18 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1070445,39 +1069959,39 @@ │ │ │ │ │ smulleq r9, r2, r8, fp │ │ │ │ │ ldrsbteq r4, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq lr, r4, r0, ror #6 │ │ │ │ │ + adcseq fp, r6, r8, asr #22 │ │ │ │ │ sbceq r9, r2, r8, ror #23 │ │ │ │ │ ldrshteq r4, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq fp, r6, r8, asr #22 │ │ │ │ │ + adcseq lr, r4, r0, ror #6 │ │ │ │ │ sbceq r9, r2, r0, lsl ip │ │ │ │ │ adcseq r4, r5, r8, asr #19 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - umlalseq r2, r5, r8, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, lsr ip │ │ │ │ │ adcseq r4, r5, r8, lsl sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq r2, r5, r8, r0 │ │ │ │ │ sbceq r9, r2, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq lr, [r1], r0 │ │ │ │ │ sbceq r9, r2, r8, lsl #25 │ │ │ │ │ adcseq r4, r5, r8, lsr sl │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r4, r5, r8, lsl #20 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - ldrshteq lr, [r1], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r4, r5, r8, asr sl │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r6, sp, r8, lsl #5 │ │ │ │ │ sbceq r9, r2, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1070529,19 +1070043,19 @@ │ │ │ │ │ sbceq r9, r2, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, lsl #30 │ │ │ │ │ adcseq r4, r5, r8, lsr fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - ldrsbteq r0, [r2], r8 │ │ │ │ │ + umlalseq r0, r2, r8, r1 │ │ │ │ │ sbceq r9, r2, r0, lsr pc │ │ │ │ │ adcseq r4, r5, r8, lsl #22 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r1, sl, r8, asr #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, asr pc │ │ │ │ │ adcseq r4, r5, r8, asr fp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1070549,15 +1070063,15 @@ │ │ │ │ │ sbceq r9, r2, r8, lsr #31 │ │ │ │ │ adcseq r4, r5, r8, ror fp │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ adcseq r4, r5, r8, asr #22 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r1, sl, r8, asr #29 │ │ │ │ │ sbceq sl, r2, r8 │ │ │ │ │ umlalseq r4, r5, r8, fp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1070676,15 +1070190,15 @@ │ │ │ │ │ adcseq r4, r5, r8, ror #26 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r4, r5, r0, asr sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, r5, r8, ror sp │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r7, r8, lsr r6 │ │ │ │ │ + ldrhteq lr, [r4], r0 │ │ │ │ │ adcseq r4, r5, r8, lsl #27 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r4, r5, r0, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlalseq r4, r5, r8, sp │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r4, r5, r0, lsl #27 │ │ │ │ │ @@ -1070700,15 +1070214,15 @@ │ │ │ │ │ adcseq r4, r5, r8, asr #27 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrhteq r4, [r5], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq r4, [r5], r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq lr, [r4], r0 │ │ │ │ │ + adcseq r1, r7, r8, lsr r6 │ │ │ │ │ adcseq r4, r5, r8, ror #27 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrsbteq r4, [r5], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrshteq r4, [r5], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r4, r5, r0, ror #27 │ │ │ │ │ @@ -1075355,27 +1074869,27 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r5, r8, lsl #13 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r9, r5, r0, ror r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlalseq r9, r5, r8, r6 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - adceq sp, sp, r0, lsl r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq lr, [r4], r0 │ │ │ │ │ adcseq r9, r5, r8, lsr #13 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ umlalseq r9, r5, r0, r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrhteq r9, [r5], r8 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r9, r5, r0, lsr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r5, r8, asr #13 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq sp, sp, r0, lsl r0 │ │ │ │ │ ldrhteq lr, [r4], r0 │ │ │ │ │ ldrsbteq r9, [r5], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r9, r5, r0, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r5, r8, ror #13 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @@ -1086374,27 +1085888,27 @@ │ │ │ │ │ ldrhteq r4, [r6], r0 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ umlalseq r4, r6, r8, r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, r6, r0, asr #5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r7, r0, lsl r4 │ │ │ │ │ + ldrhteq lr, [r4], r0 │ │ │ │ │ ldrsbteq r4, [r6], r0 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ ldrhteq r4, [r6], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, r6, r0, ror #5 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r4, r6, r8, asr #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrshteq r4, [r6], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq lr, [r4], r0 │ │ │ │ │ + adcseq r1, r7, r0, lsl r4 │ │ │ │ │ adcseq r4, r6, r0, lsl #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r4, r6, r8, ror #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, r6, r0, lsl r3 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrshteq r4, [r6], r8 │ │ │ │ │ @@ -1090937,19 +1090451,19 @@ │ │ │ │ │ sbceq lr, r2, r8, ror r8 │ │ │ │ │ adcseq r8, r6, r8, lsl #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq r9, sp, r0, asr r8 │ │ │ │ │ sbceq lr, r2, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r3, r5, r8, lsl #1 │ │ │ │ │ + adcseq r3, r5, r8, asr #32 │ │ │ │ │ sbceq lr, r2, r8, asr #17 │ │ │ │ │ adcseq r8, r6, r8, lsr #20 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adceq r6, sp, r8, asr #3 │ │ │ │ │ + umlaleq r6, sp, r8, r1 │ │ │ │ │ strdeq lr, [r2], #128 @ 0x80 │ │ │ │ │ ldrshteq r8, [r6], r8 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq r6, sp, r8, lsr #7 │ │ │ │ │ sbceq lr, r2, r8, lsl r9 │ │ │ │ │ adcseq r8, r6, r8, asr #20 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1091403,15 +1090917,15 @@ │ │ │ │ │ sbceq lr, r2, r8, asr pc │ │ │ │ │ adcseq r9, r6, r0, asr r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, lsl #31 │ │ │ │ │ adcseq r9, r6, r0, lsr #2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r2, r5, r8, ror #1 │ │ │ │ │ + adcseq r2, r5, r8, lsl #2 │ │ │ │ │ sbceq lr, r2, r8, lsr #31 │ │ │ │ │ adcseq r9, r6, r0, ror r1 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ ldrsbteq r9, [r1], r8 │ │ │ │ │ ldrdeq lr, [r2], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1091419,15 +1090933,15 @@ │ │ │ │ │ sbceq pc, r2, r8 │ │ │ │ │ umlalseq r9, r6, r0, r1 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, lsr r0 @ │ │ │ │ │ adcseq r9, r6, r0, ror #2 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ - adcseq r3, r5, r0, asr #29 │ │ │ │ │ + ldrhteq r3, [r5], r0 │ │ │ │ │ sbceq pc, r2, r8, asr r0 @ │ │ │ │ │ ldrhteq r9, [r6], r0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adceq sl, pc, r0, lsr r2 @ │ │ │ │ │ sbceq pc, r2, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ @@ -1091523,15 +1091037,15 @@ │ │ │ │ │ strdeq pc, [r2], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adceq r0, r4, r8, ror #27 │ │ │ │ │ sbceq pc, r2, r8, lsl r4 @ │ │ │ │ │ adcseq r9, r6, r0, asr #6 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ - adcseq r9, r6, r0, lsr r6 │ │ │ │ │ + adcseq r9, r6, r0, asr #12 │ │ │ │ │ sbceq pc, r2, r0, asr #8 │ │ │ │ │ adcseq r9, r6, r0, lsl r3 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adceq sl, r7, r8, lsl #28 │ │ │ │ │ sbceq pc, r2, r8, ror #8 │ │ │ │ │ adcseq r9, r6, r8, asr r3 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1091677,15 +1091191,15 @@ │ │ │ │ │ sbceq pc, r2, r0, ror #19 │ │ │ │ │ umlalseq r9, r6, r8, r5 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ adcseq r4, r5, r8, lsr r5 │ │ │ │ │ sbceq pc, r2, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r9, r6, r0, lsr #14 │ │ │ │ │ + adcseq r9, r6, r0, lsl r7 │ │ │ │ │ sbceq pc, r2, r0, lsr sl @ │ │ │ │ │ ldrhteq r9, [r6], r8 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, asr sl @ │ │ │ │ │ adcseq r9, r6, r8, lsl #11 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ @@ -1091769,19 +1091283,19 @@ │ │ │ │ │ sbceq pc, r2, r8, ror sp @ │ │ │ │ │ adcseq r9, r6, r8, asr #13 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, lsr #27 │ │ │ │ │ adcseq r9, r6, r8, lsl r7 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r9, sp, r0, lsl fp │ │ │ │ │ sbceq pc, r2, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adceq r9, sp, r0, lsl fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq r9, r6, r0, lsr r7 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq r9, r6, r8, lsl #14 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq r9, r6, r0, asr #14 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ @@ -1093170,20 +1092684,20 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [r3], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, ror #28 │ │ │ │ │ adcseq sl, r6, r0, lsl sp │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ - adceq r1, sp, r8, asr #3 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq pc, r2, r0, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, sp, r8, asr #3 │ │ │ │ │ strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, ror #29 │ │ │ │ │ adcseq sl, r6, r0, lsr sp │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ @@ -1093219,22 +1092733,22 @@ │ │ │ │ │ sbceq r0, r3, r0, lsr r0 │ │ │ │ │ ldrhteq sl, [r6], r0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ adceq r8, sp, r8, ror r2 │ │ │ │ │ sbceq r0, r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, lsl #21 │ │ │ │ │ - ldrhteq sp, [r4], r8 │ │ │ │ │ + adcseq sp, r4, r0, ror lr │ │ │ │ │ sbceq r0, r3, r0, lsl #1 │ │ │ │ │ ldrsbteq sl, [r6], r0 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ adcseq pc, r6, r0, lsl #9 │ │ │ │ │ sbceq r0, r3, r8, lsr #1 │ │ │ │ │ adcseq sl, r6, r0, lsr #27 │ │ │ │ │ - adcseq r4, pc, r0, asr #8 │ │ │ │ │ + adcseq r4, pc, r8, lsl r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r3], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1093243,19 +1092757,19 @@ │ │ │ │ │ sbceq r0, r3, r0, lsr #2 │ │ │ │ │ adceq r5, sp, r8, lsr #18 │ │ │ │ │ sbceq r8, r3, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r8, asr #2 │ │ │ │ │ adcseq sl, r6, r0, ror #28 │ │ │ │ │ ldrshteq sl, [r6], r0 │ │ │ │ │ - adceq r1, lr, r8, ror #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r4, r8, asr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, lr, r8, ror #13 │ │ │ │ │ smulleq r0, r3, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #7 │ │ │ │ │ ldrsbteq r3, [r5], r8 │ │ │ │ │ sbceq r0, r3, r0, asr #3 │ │ │ │ │ adcseq sl, r6, r0, asr lr │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ @@ -1093321,15 +1092835,15 @@ │ │ │ │ │ sbceq r0, r3, r8, lsl r4 │ │ │ │ │ adcseq ip, r1, r8, ror #26 │ │ │ │ │ ldrsbteq fp, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r9, r0, asr r3 │ │ │ │ │ - adcseq r1, r5, r0, asr #29 │ │ │ │ │ + ldrsbteq r1, [r5], r0 │ │ │ │ │ sbceq r0, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq ip, [r4], #112 @ 0x70 │ │ │ │ │ adcseq r1, r2, r8, ror sp │ │ │ │ │ smulleq r0, r3, r0, r4 │ │ │ │ │ adcseq fp, r6, r8, ror #28 │ │ │ │ │ adcseq sl, r6, r8, lsr #30 │ │ │ │ │ @@ -1093361,21 +1092875,21 @@ │ │ │ │ │ sbceq r0, r3, r8, lsr #11 │ │ │ │ │ ldrshteq sl, [r6], r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adcseq ip, r7, r8, lsr #2 │ │ │ │ │ ldrdeq r0, [r3], #80 @ 0x50 │ │ │ │ │ adceq r8, r4, r8, ror #1 │ │ │ │ │ sbceq r6, r3, r0, ror r6 │ │ │ │ │ - ldrhteq fp, [r6], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r5, [r0], #32 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adcseq ip, r6, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq fp, [r6], r0 │ │ │ │ │ sbceq r0, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ adcseq fp, r6, r0, lsr r0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ @@ -1093453,19 +1092967,19 @@ │ │ │ │ │ sbceq r0, r3, r8, lsl r9 │ │ │ │ │ adcseq fp, r6, r8, asr r1 │ │ │ │ │ adcseq r4, r4, r8, lsr #14 │ │ │ │ │ adceq fp, sp, r8, lsl #13 │ │ │ │ │ sbceq r0, r3, r0, asr #18 │ │ │ │ │ adcseq fp, r6, r8, ror #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrhteq sp, [r4], r0 │ │ │ │ │ + adcseq r8, r0, r0, ror fp │ │ │ │ │ sbceq r0, r3, r8, ror #18 │ │ │ │ │ adcseq fp, r6, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r8, r0, r0, ror fp │ │ │ │ │ + ldrhteq sp, [r4], r0 │ │ │ │ │ smulleq r0, r3, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ adcseq sp, r4, r8, lsl #16 │ │ │ │ │ strheq r0, [r3], #152 @ 0x98 │ │ │ │ │ adcseq fp, r6, r0, lsl #4 │ │ │ │ │ adcseq fp, r6, r8, lsr r1 │ │ │ │ │ @@ -1093499,47 +1093013,47 @@ │ │ │ │ │ ldrdeq r0, [r3], #160 @ 0xa0 │ │ │ │ │ adcseq fp, r6, r0, ror r2 │ │ │ │ │ adcseq fp, r6, r8, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ umlalseq r6, r1, r0, r4 │ │ │ │ │ sbceq r5, r3, r0, asr #23 │ │ │ │ │ - adcseq r9, r1, r8, ror pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, lsr #22 │ │ │ │ │ adcseq fp, r6, r0, lsr r2 │ │ │ │ │ sbceq r5, r3, r0, asr #23 │ │ │ │ │ - umlalseq pc, r6, r0, r7 @ │ │ │ │ │ + adcseq r9, r1, r8, ror pc │ │ │ │ │ sbceq r0, r3, r8, asr #22 │ │ │ │ │ adcseq fp, r6, r0, asr #4 │ │ │ │ │ adceq r3, fp, r8, lsl #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umlalseq pc, r6, r0, r7 @ │ │ │ │ │ sbceq r0, r3, r0, ror fp │ │ │ │ │ adcseq fp, r6, r0, asr r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r3, r8, fp │ │ │ │ │ adcseq fp, r6, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq fp, r6, r8, lsl #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r8, lsl #10 │ │ │ │ │ sbceq r0, r3, r8, ror #23 │ │ │ │ │ adcseq fp, r6, r0, lsl r3 │ │ │ │ │ adcseq fp, r6, r0, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r3, r8, ror #23 │ │ │ │ │ - adcseq r1, r5, r0, lsl #22 │ │ │ │ │ + ldrhteq ip, [r6], r0 │ │ │ │ │ sbceq r0, r3, r8, lsr ip │ │ │ │ │ adcseq fp, r6, r0, lsr #5 │ │ │ │ │ sbceq r5, r3, r8, ror #23 │ │ │ │ │ - ldrhteq ip, [r6], r0 │ │ │ │ │ + ldrshteq r1, [r5], r0 │ │ │ │ │ sbceq r0, r3, r0, ror #24 │ │ │ │ │ adcseq fp, r6, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [sp], r0 @ │ │ │ │ │ sbceq r0, r3, r8, lsl #25 │ │ │ │ │ adcseq fp, r6, r0, asr #5 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ @@ -1093577,27 +1093091,27 @@ │ │ │ │ │ sbceq r5, r3, r0, lsl ip │ │ │ │ │ umlalseq fp, r6, r8, r4 │ │ │ │ │ ldrshteq fp, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #208 @ 0xd0 │ │ │ │ │ adcseq fp, r6, r8, asr r3 │ │ │ │ │ @ instruction: 0x008057b0 │ │ │ │ │ - adceq sl, sp, r0, ror #15 │ │ │ │ │ + adceq sl, sp, r8, lsl r8 │ │ │ │ │ sbceq r0, r3, r8, lsl lr │ │ │ │ │ adcseq fp, r6, r8, lsl #7 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, asr #28 │ │ │ │ │ adcseq fp, r6, r8, ror r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ - adcseq r0, r5, r0, lsl #21 │ │ │ │ │ + adcseq r0, r5, r0, ror sl │ │ │ │ │ smulleq r0, r3, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r0, [r3], #232 @ 0xe8 │ │ │ │ │ adcseq fp, r6, r8, lsr #7 │ │ │ │ │ adcseq fp, r6, r8, asr #6 │ │ │ │ │ @@ -1093769,15 +1093283,15 @@ │ │ │ │ │ sbceq r1, r3, r0, lsr r5 │ │ │ │ │ adcseq fp, r6, r8, asr r6 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ adcseq r3, r5, r0, ror r9 │ │ │ │ │ sbceq r1, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsl #31 │ │ │ │ │ - ldrhteq r0, [r5], r8 │ │ │ │ │ + adcseq r0, r5, r8, lsr #29 │ │ │ │ │ sbceq r1, r3, r0, lsl #11 │ │ │ │ │ ldrsbteq fp, [r6], r0 │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, ror #10 │ │ │ │ │ @@ -1093833,25 +1093347,25 @@ │ │ │ │ │ strheq r1, [r3], #112 @ 0x70 │ │ │ │ │ adcseq fp, r6, r8, asr #14 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r3], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r8, ror r6 │ │ │ │ │ - ldrhteq r9, [r6], r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r0, lsl #16 │ │ │ │ │ ldrhteq fp, [r6], r8 │ │ │ │ │ adcseq fp, r2, r8, lsr #22 │ │ │ │ │ adcseq fp, r6, r0, ror r7 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r8, lsl r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r9, [r6], r0 │ │ │ │ │ sbceq r1, r3, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq fp, r3, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ @@ -1093899,15 +1093413,15 @@ │ │ │ │ │ sbceq r1, r3, r0, lsr sl │ │ │ │ │ ldrshteq fp, [r6], r0 │ │ │ │ │ smullseq sp, r3, r0, r5 │ │ │ │ │ adcseq r9, r1, r0, lsl r3 │ │ │ │ │ sbceq r1, r3, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, lr, r0, asr #17 │ │ │ │ │ - adcseq r3, r5, r8, ror #11 │ │ │ │ │ + ldrshteq r3, [r5], r8 │ │ │ │ │ sbceq r1, r3, r0, lsl #21 │ │ │ │ │ adcseq fp, r6, r0, ror r8 │ │ │ │ │ ldrdeq r7, [r1], r0 │ │ │ │ │ adcseq fp, r6, r0, lsl lr │ │ │ │ │ sbceq r1, r3, r8, lsr #21 │ │ │ │ │ ldrsbteq fp, [r6], r8 │ │ │ │ │ sbceq r6, r3, r0, asr #13 │ │ │ │ │ @@ -1093965,15 +1093479,15 @@ │ │ │ │ │ strheq r1, [r3], #192 @ 0xc0 │ │ │ │ │ adcseq fp, r6, r8, asr r9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adcseq r1, r7, r0, lsr #4 │ │ │ │ │ ldrdeq r1, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ - adcseq fp, r6, r8, lsr #20 │ │ │ │ │ + adcseq fp, r6, r8, lsr sl │ │ │ │ │ sbceq r1, r3, r0, lsl #26 │ │ │ │ │ addeq r8, r1, r8, lsr r6 │ │ │ │ │ sbceq r5, r3, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r8, lsr #26 │ │ │ │ │ adcseq fp, r6, r8, lsr r9 │ │ │ │ │ sbcseq fp, r4, r8, asr #12 │ │ │ │ │ @@ -1093985,23 +1093499,23 @@ │ │ │ │ │ sbceq r1, r3, r8, ror sp │ │ │ │ │ adcseq r3, r1, r0, lsr #2 │ │ │ │ │ ldrsbteq fp, [r6], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #200 @ 0xc8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq fp, r6, r0, lsr r6 │ │ │ │ │ sbceq r1, r3, r8, asr #27 │ │ │ │ │ adcseq fp, r6, r8, asr #19 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ - adcseq fp, r6, r0, lsr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ adcseq fp, r6, r8, lsl #19 │ │ │ │ │ adceq r9, pc, r8, ror r6 @ │ │ │ │ │ - adcseq fp, r6, r0, lsr #28 │ │ │ │ │ + adcseq fp, r6, r0, lsr lr │ │ │ │ │ sbceq r1, r3, r8, lsl lr │ │ │ │ │ addeq r9, r0, r8, asr #11 │ │ │ │ │ sbceq r6, r3, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r0, asr #28 │ │ │ │ │ ldrshteq fp, [r6], r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1094015,19 +1093529,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r3], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, asr #22 │ │ │ │ │ adcseq fp, r6, r0, lsr sl │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ - adcseq r9, r1, r8, lsl ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r4, r8, asr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r9, r1, r8, lsl ip │ │ │ │ │ sbceq r1, r3, r8, lsl #30 │ │ │ │ │ strhteq r0, [sp], r8 │ │ │ │ │ sbceq r5, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r3, r0, asr ip │ │ │ │ │ @@ -1094150,15 +1093664,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r3], #48 @ 0x30 │ │ │ │ │ adcseq fp, r6, r0, asr #24 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, lsl r4 │ │ │ │ │ adcseq fp, r6, r0, asr ip │ │ │ │ │ - sbceq r5, r0, r0, lsl ip │ │ │ │ │ + sbceq r5, r0, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, asr #8 │ │ │ │ │ adcseq fp, r6, r0, lsr #24 │ │ │ │ │ ldrsbteq fp, [r6], r0 │ │ │ │ │ adcseq r4, r5, r0, lsr #19 │ │ │ │ │ sbceq r2, r3, r8, ror #8 │ │ │ │ │ adcseq fp, r6, r0, ror ip │ │ │ │ │ @@ -1094171,51 +1093685,51 @@ │ │ │ │ │ strheq r2, [r3], #72 @ 0x48 │ │ │ │ │ adcseq fp, r6, r0, asr #25 │ │ │ │ │ ldrdeq r7, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, ror #9 │ │ │ │ │ adcseq fp, r6, r0, lsr #25 │ │ │ │ │ @ instruction: 0x008027b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r8, [r0], r8 │ │ │ │ │ sbceq r2, r3, r8, lsl #10 │ │ │ │ │ ldrhteq fp, [r6], r0 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ - ldrhteq r8, [r0], r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, lsr r7 │ │ │ │ │ adceq r9, sp, r8, ror r4 │ │ │ │ │ sbceq r2, r3, r8, asr r5 │ │ │ │ │ adcseq fp, r6, r8, asr #28 │ │ │ │ │ umlalseq fp, r6, r0, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, lsl #11 │ │ │ │ │ adcseq fp, r6, r0, ror #25 │ │ │ │ │ ldrdeq r5, [r1], #120 @ 0x78 │ │ │ │ │ - adceq r1, ip, r8, ror #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, lsr #11 │ │ │ │ │ ldrshteq fp, [r6], r0 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r1, ip, r8, ror #22 │ │ │ │ │ ldrdeq r2, [r3], #80 @ 0x50 │ │ │ │ │ adcseq fp, r6, r8, lsl #28 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r3], #88 @ 0x58 │ │ │ │ │ adcseq fp, r6, r0, asr #26 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, lsr #12 │ │ │ │ │ adcseq fp, r6, r0, lsr #26 │ │ │ │ │ ldrdeq r7, [r0], r0 │ │ │ │ │ - adceq r5, sp, r8, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00807cb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adceq r5, sp, r8, ror r6 │ │ │ │ │ sbceq r2, r3, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r2, r3, r8, r6 │ │ │ │ │ ldrshteq fp, [r6], r8 │ │ │ │ │ adcseq fp, r6, r0, lsr sp │ │ │ │ │ @@ -1094223,15 +1093737,15 @@ │ │ │ │ │ sbceq r2, r3, r0, asr #13 │ │ │ │ │ adcseq fp, r6, r0, ror #26 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ adceq r6, r4, r0, ror pc │ │ │ │ │ sbceq r2, r3, r8, ror #13 │ │ │ │ │ adcseq fp, r6, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sp, sp, r0, lsr r8 │ │ │ │ │ + adceq sp, sp, r8, asr #16 │ │ │ │ │ sbceq r2, r3, r0, lsl r7 │ │ │ │ │ adcseq fp, r6, r8, ror #27 │ │ │ │ │ adcseq r4, r4, r8, asr r4 │ │ │ │ │ adcseq r2, r7, r8, ror #2 │ │ │ │ │ sbceq r2, r3, r8, lsr r7 │ │ │ │ │ adcseq fp, r6, r8, asr #27 │ │ │ │ │ umulleq r7, r1, r0, r4 │ │ │ │ │ @@ -1094301,15 +1093815,15 @@ │ │ │ │ │ strheq r2, [r3], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r8, ror lr │ │ │ │ │ adceq r2, ip, r8, lsr #1 │ │ │ │ │ sbceq r2, r3, r0, ror #19 │ │ │ │ │ ldrsbteq fp, [r6], r8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ - adcseq r3, r5, r8, ror #6 │ │ │ │ │ + adcseq r3, r5, r8, ror r3 │ │ │ │ │ sbceq r2, r3, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, lsr sl │ │ │ │ │ adcseq fp, r6, r8, asr #29 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ @@ -1094357,33 +1093871,33 @@ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, lsl #26 │ │ │ │ │ adcseq r8, r0, r0, lsr #9 │ │ │ │ │ sbceq r2, r3, r0, lsl ip │ │ │ │ │ - umlalseq lr, r0, r8, r7 │ │ │ │ │ + ldrsbteq lr, [r0], r0 │ │ │ │ │ adcseq fp, r6, r0, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, lsr ip │ │ │ │ │ adcseq ip, r6, r8, ror r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r9, r1, r0, lsr lr │ │ │ │ │ sbceq r2, r3, r0, ror #24 │ │ │ │ │ adcseq fp, r6, r0, asr #31 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, lsl #15 │ │ │ │ │ - adcseq r3, r5, r0, lsr #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r3, [r4], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r3, r5, r0, lsr sp │ │ │ │ │ ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ adcseq fp, r6, r0, ror #31 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ adcseq ip, r1, r0, lsl lr │ │ │ │ │ sbceq r2, r3, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, lsr #2 │ │ │ │ │ @@ -1094505,15 +1094019,15 @@ │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r8, lsl #3 │ │ │ │ │ ldrshteq ip, [r1], r8 │ │ │ │ │ sbceq r3, r3, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r3, r8, lsr #1 │ │ │ │ │ - adcseq r3, r5, r8, lsr #8 │ │ │ │ │ + adcseq r3, r5, r8, lsr r4 │ │ │ │ │ sbceq r3, r3, r8, ror #3 │ │ │ │ │ adcseq ip, r6, r8, lsl r2 │ │ │ │ │ addeq r2, r0, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r0, lsl r2 │ │ │ │ │ ldrshteq ip, [r6], r8 │ │ │ │ │ adcseq sl, r3, r8, ror #23 │ │ │ │ │ @@ -1094541,15 +1094055,15 @@ │ │ │ │ │ sbceq r3, r3, r0, lsl #6 │ │ │ │ │ adcseq ip, r6, r8, ror r2 │ │ │ │ │ adcseq ip, r6, r8, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r8, lsr #6 │ │ │ │ │ adcseq ip, r6, r8, ror #4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ - ldrdeq sp, [sp], r0 @ │ │ │ │ │ + strdeq sp, [sp], r0 @ │ │ │ │ │ sbceq r3, r3, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r8, asr r2 │ │ │ │ │ @@ -1094575,15 +1094089,15 @@ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, asr #18 │ │ │ │ │ ldrhteq r9, [r7], r0 │ │ │ │ │ smulleq r3, r3, r0, r4 @ │ │ │ │ │ - adcseq sl, r0, r8, ror sl │ │ │ │ │ + adcseq sl, r0, r8, lsl #21 │ │ │ │ │ sbceq r6, r3, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r3, [r3], #72 @ 0x48 │ │ │ │ │ adcseq ip, r6, r8, lsr r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r0, ror #9 │ │ │ │ │ @@ -1095129,15 +1094643,15 @@ │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq ip, r6, r0, lsl #23 │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ adcseq ip, r6, r8, ror #22 │ │ │ │ │ adcseq r0, r2, r8, lsl r6 │ │ │ │ │ adcseq ip, r6, r8, asr r7 │ │ │ │ │ sbceq sl, r3, r0, lsl r2 │ │ │ │ │ - adceq sl, sp, r0, lsr lr │ │ │ │ │ + adceq sl, sp, r0, lsr #28 │ │ │ │ │ ldrdeq r8, [r3], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ ldrhteq ip, [r6], r0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ @@ -1095199,15 +1094713,15 @@ │ │ │ │ │ strheq r4, [r3], #152 @ 0x98 │ │ │ │ │ adcseq ip, r6, r8, ror #25 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ - adceq r1, sp, r8, ror r0 │ │ │ │ │ + strhteq r1, [sp], r8 │ │ │ │ │ sbceq r4, r3, r8, lsl #20 │ │ │ │ │ ldrsbteq ip, [r6], r0 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r0, lsr sl │ │ │ │ │ ldrshteq r9, [r6], r0 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ @@ -1095301,15 +1094815,15 @@ │ │ │ │ │ addeq r2, r0, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq ip, [r6], r8 │ │ │ │ │ adcseq ip, r6, r8, asr #28 │ │ │ │ │ adcseq sp, r2, r8, ror #29 │ │ │ │ │ umlalseq sp, r6, r8, r9 │ │ │ │ │ sbcseq fp, r3, r0, lsl #6 │ │ │ │ │ - ldrhteq r1, [r2], r0 │ │ │ │ │ + ldrsbteq r1, [r2], r0 │ │ │ │ │ sbceq r9, r3, r8, ror #8 │ │ │ │ │ adcseq ip, r4, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr #1 │ │ │ │ │ @@ -1095525,15 +1095039,15 @@ │ │ │ │ │ ldrhteq ip, [r6], r0 │ │ │ │ │ addeq r6, r2, r0, lsl #20 │ │ │ │ │ ldrsbeq pc, [r4], #200 @ 0xc8 @ │ │ │ │ │ adcseq sp, r6, r0, asr #8 │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ adcseq sp, r6, r0, ror r2 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - adcseq r8, r1, r0, lsl #19 │ │ │ │ │ + umlalseq r8, r1, r0, r9 │ │ │ │ │ smulleq r7, r3, r8, r1 │ │ │ │ │ ldrsbteq sp, [r6], r0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r4, r0, asr #11 │ │ │ │ │ adcseq sp, r6, r0, ror #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1095619,15 +1095133,15 @@ │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, lsl #24 │ │ │ │ │ adcseq sp, r6, r0, asr #6 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ - adcseq r0, r2, r0, lsl #7 │ │ │ │ │ + umlalseq r0, r2, r0, r3 │ │ │ │ │ sbceq r7, r3, r0, lsl r2 │ │ │ │ │ adcseq sp, r6, r8, ror #7 │ │ │ │ │ sbceq r7, r3, r0, lsl r2 │ │ │ │ │ adceq sp, sp, r0, lsr #1 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ adcseq sp, r6, r8, asr r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1096849,15 +1096363,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r6, r0, ror #12 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ adcseq lr, r6, r8, ror #12 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ ldrhteq lr, [r6], r0 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ - ldrdeq sl, [sp], r8 @ │ │ │ │ │ + adceq sl, sp, r8, lsl #14 │ │ │ │ │ sbceq sl, r3, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r6, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ adcseq lr, r6, r8, asr r7 │ │ │ │ │ sbcseq r0, r5, r0, lsl #28 │ │ │ │ │ @@ -1097294,15 +1096808,15 @@ │ │ │ │ │ adcseq lr, r6, r0, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, ror #29 │ │ │ │ │ adcseq lr, r6, r0, asr #24 │ │ │ │ │ adcseq lr, r6, r8, lsr #26 │ │ │ │ │ adcseq lr, r6, r8, ror #26 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ adcseq lr, r6, r8, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r6, r0, lsr #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, r6, r8, lsl #27 │ │ │ │ │ @@ -1097714,15 +1097228,15 @@ │ │ │ │ │ adcseq pc, r6, r0, ror #7 │ │ │ │ │ sbcseq r1, r5, r8, lsr r3 │ │ │ │ │ adcseq pc, r6, r8, ror #7 │ │ │ │ │ sbcseq r1, r5, r0, asr r3 │ │ │ │ │ adcseq pc, r6, r0, lsr sl @ │ │ │ │ │ sbcseq r1, r5, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ + smulleq r6, r0, r0, r4 │ │ │ │ │ adcseq pc, r6, r0, lsl #8 │ │ │ │ │ addeq r2, r0, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ adcseq pc, r6, r0, asr r4 @ │ │ │ │ │ ldrshteq pc, [r6], r8 @ │ │ │ │ │ adcseq pc, r6, r8, lsl r4 @ │ │ │ │ │ @@ -1097869,15 +1097383,15 @@ │ │ │ │ │ ldrshteq r5, [r4], r0 │ │ │ │ │ adcseq pc, r6, r0, lsr #13 │ │ │ │ │ sbcseq r9, r4, r8, ror sp │ │ │ │ │ umlalseq pc, r6, r0, r6 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq pc, r6, r0, ror r6 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ - adcseq lr, r1, r0, asr #22 │ │ │ │ │ + adcseq lr, r1, r8, asr fp │ │ │ │ │ sbceq r4, r3, r0, asr sp │ │ │ │ │ adcseq r5, r1, r8, asr #27 │ │ │ │ │ sbceq r9, r3, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r3, r0, ror #9 │ │ │ │ │ addseq r5, sp, r0, lsr #25 │ │ │ │ │ sbceq r7, r3, r8, asr pc │ │ │ │ │ @@ -1098407,15 +1097921,15 @@ │ │ │ │ │ sbceq r5, r3, r0, ror #9 │ │ │ │ │ adcseq pc, r6, r0, ror #29 │ │ │ │ │ addseq sp, fp, r8, lsr #31 │ │ │ │ │ adcseq pc, r6, r0, asr #29 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r4, r8, asr sl │ │ │ │ │ - adceq r8, sp, r8, lsr #26 │ │ │ │ │ + adceq r8, sp, r8, lsl #26 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r0, lsl #31 │ │ │ │ │ ldrsbteq pc, [r6], r8 @ │ │ │ │ │ ldrshteq lr, [r6], r8 │ │ │ │ │ @@ -1098555,15 +1098069,15 @@ │ │ │ │ │ sbcseq fp, r4, r0, asr r3 │ │ │ │ │ adcseq r0, r7, r0, lsr #2 │ │ │ │ │ sbcseq fp, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq ip, r4, r8, r9 │ │ │ │ │ adcseq r0, r7, r8, lsl r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r2, r8, asr #28 │ │ │ │ │ + adcseq r3, r2, r8, ror #28 │ │ │ │ │ adcseq r0, r7, r0, ror #1 │ │ │ │ │ adcseq r0, r7, r8, ror #2 │ │ │ │ │ sbcseq fp, r4, r0, lsr r5 │ │ │ │ │ adcseq r0, r7, r8, asr #2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @@ -1098724,21 +1098238,21 @@ │ │ │ │ │ adcseq r0, r7, r8, lsr #7 │ │ │ │ │ adcseq r0, r7, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [r4], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r0, lsr #7 │ │ │ │ │ + sbceq r4, r0, r8, asr #7 │ │ │ │ │ adcseq r0, r7, r8, asr #7 │ │ │ │ │ ldrhteq r0, [r7], r8 │ │ │ │ │ ldrsbteq r0, [r7], r0 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r0, r7, r0, ror #7 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ umlalseq r0, r7, r8, r4 │ │ │ │ │ ldrsbteq r0, [r7], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1098857,15 +1098371,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r0, r7, r0, asr #11 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ adcseq r0, r7, r8, lsr #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r0, r7, r8, ror #11 │ │ │ │ │ smullseq r3, r7, r8, r3 │ │ │ │ │ - adcseq r0, r5, r8, lsr #29 │ │ │ │ │ + adcseq r0, r5, r8, ror #29 │ │ │ │ │ sbceq r8, r3, r0, lsl #1 │ │ │ │ │ adcseq r0, r7, r0, ror #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq sp, r4, r0, fp │ │ │ │ │ adcseq r0, r7, r8, ror #9 │ │ │ │ │ adcseq r8, r7, r0, asr #10 │ │ │ │ │ ldrheq r3, [r7], #48 @ 0x30 │ │ │ │ │ @@ -1099056,15 +1098570,15 @@ │ │ │ │ │ ldrsbteq r0, [r7], r8 │ │ │ │ │ ldrsheq r1, [r5], #152 @ 0x98 │ │ │ │ │ ldrshteq r0, [r7], r8 │ │ │ │ │ sbcseq r1, r5, r0, lsl sl │ │ │ │ │ adcseq r0, r7, r8, ror #17 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r0, r7, r0, lsl r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq r0, [r7], r8 │ │ │ │ │ sbcseq r1, r5, r0, asr #20 │ │ │ │ │ adcseq r0, r7, r0, lsr #19 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1099103,15 +1098617,15 @@ │ │ │ │ │ ldrdeq r3, [r3], #160 @ 0xa0 │ │ │ │ │ umlalseq r0, r7, r8, r9 │ │ │ │ │ adcseq r0, r7, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - adceq sp, sp, r8, lsl #19 │ │ │ │ │ + adceq sp, sp, r8, ror r9 │ │ │ │ │ sbceq r7, r3, r8, ror #13 │ │ │ │ │ ldrhteq r0, [r7], r8 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r3, r8, lsr #5 │ │ │ │ │ adcseq r0, r7, r8, asr #19 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ @@ -1099153,15 +1098667,15 @@ │ │ │ │ │ sbcseq fp, r3, r0, asr #13 │ │ │ │ │ adcseq r0, r7, r0, ror #20 │ │ │ │ │ smullseq fp, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r7, r8, asr #20 │ │ │ │ │ adcseq r0, r7, r8, lsl #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adcseq r0, r5, r0, ror r4 │ │ │ │ │ + adcseq r0, r5, r0, lsl #9 │ │ │ │ │ sbceq sl, r3, r0, asr #13 │ │ │ │ │ adcseq r0, r7, r0, lsl #21 │ │ │ │ │ subeq sl, r9, r0, lsr #5 │ │ │ │ │ umlalseq r0, r7, r0, sl │ │ │ │ │ ldrdeq sl, [r9], #-40 @ 0xffffffd8 │ │ │ │ │ adcseq r0, r7, r8, lsr #21 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ @@ -1099336,26 +1098850,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r7, r0, lsl sp │ │ │ │ │ umlalseq r0, r7, r8, ip │ │ │ │ │ adcseq r0, r7, r8, lsr #26 │ │ │ │ │ adcseq r0, r7, r8, asr #26 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r0, r7, r0, asr sp │ │ │ │ │ - sbceq r4, r0, r0, lsr #7 │ │ │ │ │ + sbceq r4, r0, r8, asr #7 │ │ │ │ │ adcseq r0, r7, r8, lsr sp │ │ │ │ │ adcseq r0, r7, r0, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r3, r8, lsr #21 │ │ │ │ │ strhteq r6, [sp], r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #26 │ │ │ │ │ ldrsbteq r0, [r7], r8 │ │ │ │ │ sbcseq r1, r5, r8, asr #22 │ │ │ │ │ adcseq r0, r7, r8, ror sp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - umlalseq ip, r0, r8, fp │ │ │ │ │ + ldrsbteq ip, [r0], r0 │ │ │ │ │ adcseq r0, r7, r0, asr #26 │ │ │ │ │ adcseq r0, r7, r8, lsl #27 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r6, [r4], r8 │ │ │ │ │ umlalseq r0, r7, r8, sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -1099587,15 +1099101,15 @@ │ │ │ │ │ andle r0, r0, sp, lsl r0 │ │ │ │ │ adcseq r1, r7, r8, lsr #2 │ │ │ │ │ andle r0, r0, pc, lsl r0 │ │ │ │ │ adcseq r1, r7, r8, asr #2 │ │ │ │ │ andle r0, r0, r5, lsr #32 │ │ │ │ │ adcseq r1, r7, r8, lsr r1 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ - ldrsbteq r1, [r1], r8 │ │ │ │ │ + ldrhteq r1, [r1], r0 │ │ │ │ │ adcseq r5, r4, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r3, r0, lsl r2 │ │ │ │ │ adcseq r1, r7, r0, asr r1 │ │ │ │ │ andle r0, r0, r9, lsr #32 │ │ │ │ │ adcseq r1, r7, r8, asr r1 │ │ │ │ │ andle r0, r0, fp, lsr #32 │ │ │ │ │ @@ -1099703,15 +1099217,15 @@ │ │ │ │ │ ldrdeq r8, [r3], #40 @ 0x28 │ │ │ │ │ adcseq r1, r7, r0, lsl #6 │ │ │ │ │ ldrdeq r8, [r3], #40 @ 0x28 │ │ │ │ │ adcseq r1, r9, r8, ror r4 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ adcseq r1, r7, r0, lsl r3 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ - ldrhteq r4, [r5], r8 │ │ │ │ │ + adcseq r4, r5, r8, asr #1 │ │ │ │ │ sbceq r8, r3, r8, lsr #6 │ │ │ │ │ adcseq r1, r7, r0, lsr #6 │ │ │ │ │ sbceq r8, r3, r8, lsr #6 │ │ │ │ │ adceq r1, pc, r0, ror #30 │ │ │ │ │ sbceq r8, r3, r0, asr r3 │ │ │ │ │ adcseq r1, r7, r0, lsr r3 │ │ │ │ │ sbceq r8, r3, r0, asr r3 │ │ │ │ │ @@ -1100179,15 +1099693,15 @@ │ │ │ │ │ adcseq r1, r7, r0, lsl #12 │ │ │ │ │ adcseq r1, r7, r8, ror #20 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ adcseq r1, r7, r8, asr #20 │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ adcseq r1, r7, r8, ror sl │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ - adcseq r3, r1, r8, lsl #29 │ │ │ │ │ + ldrhteq r3, [r1], r0 │ │ │ │ │ adcseq r5, r4, r0, ror sp │ │ │ │ │ adcseq r1, r7, r8, lsl #21 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ adcseq r1, r7, r0, ror sl │ │ │ │ │ adceq r6, ip, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror r8 │ │ │ │ │ @@ -1100229,15 +1099743,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, lr, r8, ror #1 │ │ │ │ │ adcseq r1, r7, r0, lsl #19 │ │ │ │ │ adcseq sp, r7, r8, asr #5 │ │ │ │ │ sbceq r7, r3, r8, asr #17 │ │ │ │ │ adcseq r1, r7, r8, asr #22 │ │ │ │ │ sbceq r7, r3, r8, asr #17 │ │ │ │ │ - adcseq r5, r2, r0, lsr #29 │ │ │ │ │ + adcseq r5, r2, r0, lsl #29 │ │ │ │ │ strdeq r7, [r3], #128 @ 0x80 │ │ │ │ │ adcseq r1, r7, r0, ror #22 │ │ │ │ │ strdeq r7, [r3], #128 @ 0x80 │ │ │ │ │ adceq sp, ip, r0, lsl #12 │ │ │ │ │ ldrdeq r5, [r3], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsl r9 │ │ │ │ │ @@ -1100395,15 +1099909,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r1, r7, r8, asr #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r1, r7, r0, ror #27 │ │ │ │ │ andle r0, r0, fp, lsr r3 │ │ │ │ │ - adcseq sl, r0, r8, lsl r2 │ │ │ │ │ + adcseq sl, r0, r8, lsr #4 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ adcseq r1, r7, r8, ror #27 │ │ │ │ │ andle r0, r0, sp, lsr r3 │ │ │ │ │ adcseq r1, r7, r8, lsl lr │ │ │ │ │ andle r0, r0, r7, asr #6 │ │ │ │ │ ldrshteq r1, [r7], r8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ @@ -1101645,15 +1101159,15 @@ │ │ │ │ │ andle r0, r0, r3, lsr #13 │ │ │ │ │ adcseq r3, r7, r8, asr r1 │ │ │ │ │ andle r0, r0, sp, lsr #13 │ │ │ │ │ adcseq r3, r7, r8, lsl #3 │ │ │ │ │ adcseq fp, r2, r8, ror sp │ │ │ │ │ adcseq r3, r7, r8, ror #2 │ │ │ │ │ @ instruction: 0xd00006b9 │ │ │ │ │ - adceq r5, sp, r0, asr #31 │ │ │ │ │ + ldrdeq r5, [sp], r0 @ │ │ │ │ │ sbceq r8, r3, r8, asr r5 │ │ │ │ │ adcseq r3, r7, r0, ror r1 │ │ │ │ │ @ instruction: 0xd00006bb │ │ │ │ │ adcseq r3, r7, r8, ror r1 │ │ │ │ │ andle r0, r0, r5, asr #13 │ │ │ │ │ adcseq r3, r7, r0, lsl #3 │ │ │ │ │ andle r0, r0, sp, asr #13 │ │ │ │ │ @@ -1103751,15 +1103265,15 @@ │ │ │ │ │ ldrsbteq r6, [r4], r8 │ │ │ │ │ adcseq r5, r7, r8, lsr r2 │ │ │ │ │ mulle r0, r3, r3 │ │ │ │ │ adcseq r5, r7, r0, asr #4 │ │ │ │ │ mulle r0, sp, r3 │ │ │ │ │ adcseq r5, r7, r0, asr r2 │ │ │ │ │ mulle r0, pc, r3 @ │ │ │ │ │ - adceq ip, sp, r8, lsr #8 │ │ │ │ │ + adceq ip, sp, r8, lsl r4 │ │ │ │ │ sbceq r9, r3, r0, lsr #22 │ │ │ │ │ adcseq r5, r7, r8, asr r2 │ │ │ │ │ andle r1, r0, pc, lsr #7 │ │ │ │ │ adcseq r5, r7, r8, ror #4 │ │ │ │ │ @ instruction: 0xd00013bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq fp, [r4], r8 │ │ │ │ │ @@ -1104831,15 +1104345,15 @@ │ │ │ │ │ andle r2, r0, fp, asr r1 │ │ │ │ │ adcseq r6, r7, r8, asr #6 │ │ │ │ │ adcseq fp, r2, r8, lsl #28 │ │ │ │ │ adcseq r6, r7, r0, lsr #6 │ │ │ │ │ andle r2, r0, pc, asr r1 │ │ │ │ │ adcseq r6, r7, r8, ror r3 │ │ │ │ │ andle r2, r0, r3, ror r1 │ │ │ │ │ - adceq r6, sp, r8, lsl #21 │ │ │ │ │ + umlaleq r6, sp, r8, sl │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ adcseq r6, r7, r8, lsr r3 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ adcseq r6, r7, r0, asr r3 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ adcseq pc, r1, r8, ror #30 │ │ │ │ │ sbceq r9, r3, r0, lsr #27 │ │ │ │ │ @@ -1105544,30 +1105058,30 @@ │ │ │ │ │ adcseq r6, r7, r8, lsl #28 │ │ │ │ │ ldrdeq r3, [r3], #160 @ 0xa0 │ │ │ │ │ adcseq r6, r7, r0, ror lr │ │ │ │ │ adcseq fp, r2, r8, asr ip │ │ │ │ │ adcseq r6, r7, r8, asr #28 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r6, r7, r0, asr lr │ │ │ │ │ - strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ + smulleq r6, r0, r0, r4 │ │ │ │ │ ldrhteq r6, [r7], r0 │ │ │ │ │ adcseq r6, r7, r8, lsl fp │ │ │ │ │ adcseq r6, r7, r8, ror #28 │ │ │ │ │ ldrsheq r1, [r5], #176 @ 0xb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r0, lsl #21 │ │ │ │ │ adcseq r6, r7, r0, lsl pc │ │ │ │ │ sbcseq r1, r5, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, ror ip │ │ │ │ │ adcseq r6, r7, r8, lsl #29 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ - adcseq pc, r0, r8, asr #2 │ │ │ │ │ + adcseq pc, r0, r0, lsr #2 │ │ │ │ │ adcseq r6, r7, r0, asr #28 │ │ │ │ │ adcseq r6, r7, r8, lsr #29 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ adcseq r6, r7, r0, lsr #29 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ adcseq r6, r7, r0, lsr #27 │ │ │ │ │ sbceq sl, r3, r0, ror #14 │ │ │ │ │ @@ -1106173,15 +1105687,15 @@ │ │ │ │ │ adcseq r7, r7, r8, lsr r7 │ │ │ │ │ adcseq r7, r7, r0, lsl r8 │ │ │ │ │ sbcseq r2, r5, r0, ror #13 │ │ │ │ │ adcseq r7, r7, r8, lsr r8 │ │ │ │ │ ldrsheq r2, [r5], #104 @ 0x68 │ │ │ │ │ adcseq r7, r7, r0, asr r8 │ │ │ │ │ adcseq fp, r4, r8, lsr #3 │ │ │ │ │ - adceq sp, sp, r8, asr r4 │ │ │ │ │ + adceq sp, sp, r8, asr #8 │ │ │ │ │ sbceq sl, r3, r8, lsl r9 │ │ │ │ │ ldrsbteq r7, [r7], r8 │ │ │ │ │ adcseq fp, lr, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r4, lr, r0, r2 │ │ │ │ │ adcseq r7, r7, r0, asr #16 │ │ │ │ │ sbcseq r2, r5, r0, lsl r7 │ │ │ │ │ @@ -1106365,15 +1105879,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, asr #7 │ │ │ │ │ adcseq r7, r7, r8, lsl fp │ │ │ │ │ sbcseq r2, r5, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r2, [r4], #48 @ 0x30 │ │ │ │ │ umlalseq r7, r7, r8, fp @ │ │ │ │ │ sbcseq r2, r5, r8, lsl #21 │ │ │ │ │ - strhteq r1, [sp], r8 │ │ │ │ │ + adceq r1, sp, r8, ror r5 │ │ │ │ │ sbcseq r2, r4, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsr #11 │ │ │ │ │ adcseq r7, r7, r8, ror #22 │ │ │ │ │ adcseq fp, r2, r8, asr #25 │ │ │ │ │ adcseq r7, r7, r0, asr #22 │ │ │ │ │ adcseq ip, pc, r0, lsl #21 │ │ │ │ │ @@ -1106387,15 +1105901,15 @@ │ │ │ │ │ adcseq r7, r7, r8, lsr #22 │ │ │ │ │ adcseq r7, r7, r0, ror fp │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ adcseq r7, r7, r0, lsr #23 │ │ │ │ │ adcseq fp, r2, r8, asr ip │ │ │ │ │ adcseq sp, r5, r8, lsl #3 │ │ │ │ │ adcseq r7, r7, r8, lsr fp │ │ │ │ │ - ldrsbteq r0, [r5], r0 │ │ │ │ │ + umlalseq r0, r5, r0, r0 │ │ │ │ │ sbcseq r2, r4, r8, ror #8 │ │ │ │ │ adcseq r7, r7, r0, lsl #26 │ │ │ │ │ adcseq fp, r4, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ ldrhteq ip, [r0], r0 │ │ │ │ │ smullseq r2, r4, r0, r4 │ │ │ │ │ @@ -1106544,15 +1106058,15 @@ │ │ │ │ │ ldrshteq r7, [r7], r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r7, r7, r0, lsl lr │ │ │ │ │ adcseq fp, r2, r8, asr #25 │ │ │ │ │ adcseq r7, r7, r8, ror #27 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r2, r0, lsr #12 │ │ │ │ │ + sbceq sp, r2, r8, asr #12 │ │ │ │ │ ldrshteq r7, [r7], r8 │ │ │ │ │ adcseq r7, r7, r0, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #17 │ │ │ │ │ ldrshteq r7, [r7], r8 │ │ │ │ │ sbcseq sp, r3, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1106662,15 +1106176,15 @@ │ │ │ │ │ adcseq r7, r7, r8, lsl #26 │ │ │ │ │ umlalseq r7, r7, r8, pc @ │ │ │ │ │ adcseq r7, r7, r8, asr #31 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r7, r7, r0, asr #31 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r9, r2, r0, lsl #31 │ │ │ │ │ adcseq r7, r7, r0, ror #31 │ │ │ │ │ ldrhteq r7, [r7], r8 │ │ │ │ │ umlalseq r0, r7, r0, lr │ │ │ │ │ adcseq r7, r9, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r7, r4, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1106737,15 +1106251,15 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrhteq r8, [r7], r0 │ │ │ │ │ sbceq ip, r0, r8, lsr #11 │ │ │ │ │ adcseq r8, r7, r8, asr #2 │ │ │ │ │ sbcseq r2, r5, r8, lsr #23 │ │ │ │ │ ldrshteq r8, [r7], r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrhteq r7, [r6], r0 │ │ │ │ │ + adcseq r7, r6, r0, ror #7 │ │ │ │ │ sbcseq ip, r3, r8, asr #28 │ │ │ │ │ adcseq r8, r7, r0, lsl #2 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [r7], r0 │ │ │ │ │ @@ -1106785,15 +1106299,15 @@ │ │ │ │ │ adcseq fp, r4, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r7, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ ldrhteq r8, [r7], r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r3, r6, r0, asr r2 │ │ │ │ │ + ldrshteq r3, [r6], r0 │ │ │ │ │ adcseq fp, lr, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r7], r0 │ │ │ │ │ ldrshteq r8, [r7], r8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r8, r7, r0, asr #3 │ │ │ │ │ sbcseq fp, r3, r8, ror #18 │ │ │ │ │ @@ -1106844,15 +1106358,15 @@ │ │ │ │ │ adcseq r8, r7, r8, lsl #5 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r8, r7, r0, ror r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ umlalseq r8, r7, r8, r2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r8, r7, r0, lsl #5 │ │ │ │ │ - ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r9, r2, r0, lsl #31 │ │ │ │ │ adcseq r8, r7, r8, lsr #5 │ │ │ │ │ sbcseq r2, r5, r0, asr ip │ │ │ │ │ ldrhteq r8, [r7], r8 │ │ │ │ │ sbcseq r2, r5, r8, ror #24 │ │ │ │ │ adcseq ip, r6, r0, asr #11 │ │ │ │ │ ldrsbeq fp, [r4], #240 @ 0xf0 │ │ │ │ │ adcseq r8, r7, r8, asr #5 │ │ │ │ │ @@ -1106974,15 +1106488,15 @@ │ │ │ │ │ umlalseq r8, r7, r0, r4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r8, r7, r8, ror r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, r7, r0, lsr #9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r8, r7, r8, lsl #9 │ │ │ │ │ - sbceq sp, r2, r0, lsr #12 │ │ │ │ │ + sbceq sp, r2, r8, asr #12 │ │ │ │ │ ldrhteq r8, [r7], r8 │ │ │ │ │ sbcseq r2, r5, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ adcseq r8, r7, r0, asr #9 │ │ │ │ │ sbcseq r2, r5, r8, ror lr │ │ │ │ │ adcseq r8, r7, r8, asr #9 │ │ │ │ │ @@ -1107018,15 +1106532,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r7, r0, lsl r5 │ │ │ │ │ adcseq r8, r7, r8, asr #10 │ │ │ │ │ sbcseq r3, r7, r0, ror #7 │ │ │ │ │ adcseq r8, r7, r0, ror r5 │ │ │ │ │ sbcseq r3, r7, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r0, r0, lsl r2 │ │ │ │ │ + sbceq r9, r0, r8, lsr r2 │ │ │ │ │ adcseq r8, r7, r0, ror #10 │ │ │ │ │ adcseq r8, r7, r0, asr r5 │ │ │ │ │ adcseq r8, r7, r8, ror #10 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ ldrhteq r8, [r7], r0 │ │ │ │ │ @@ -1107086,15 +1106600,15 @@ │ │ │ │ │ adcseq r8, r7, r8, lsl #13 │ │ │ │ │ sbcseq r4, r5, r8, asr #28 │ │ │ │ │ adcseq r8, r7, r8, ror #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r8, r7, r0, ror #12 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r3, r0, lsl #26 │ │ │ │ │ + ldrhteq lr, [r3], r0 │ │ │ │ │ adcseq r8, r7, r0, ror r6 │ │ │ │ │ adcseq r8, r7, r8, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r0, ror #19 │ │ │ │ │ adcseq r8, r7, r0, ror #2 │ │ │ │ │ adcseq r8, r9, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1107195,15 +1106709,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, pc, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, pc, r0, ror sp @ │ │ │ │ │ adcseq r8, r7, r8, lsl r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrdeq r3, [ip], r8 @ │ │ │ │ │ + umlaleq r3, ip, r0, r5 │ │ │ │ │ adcseq fp, lr, r0, asr ip │ │ │ │ │ adcseq r8, r7, r8, lsr #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r7, r0, lsl r8 │ │ │ │ │ adcseq r8, r7, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r7, r0, asr r6 │ │ │ │ │ @@ -1107240,41 +1106754,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, pc, r0, ror sp @ │ │ │ │ │ adcseq r8, r7, r0, lsr r8 │ │ │ │ │ adcseq r8, r7, r8, lsl #17 │ │ │ │ │ adcseq r8, r7, r8, asr #17 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbteq r8, [r7], r0 │ │ │ │ │ - sbceq r9, r0, r0, lsl r2 │ │ │ │ │ + sbceq r9, r0, r8, lsr r2 │ │ │ │ │ ldrhteq r8, [r7], r8 │ │ │ │ │ adcseq r8, r7, r8, asr #16 │ │ │ │ │ umlalseq r8, r7, r8, r8 │ │ │ │ │ strdeq r4, [r4], r8 │ │ │ │ │ adcseq r8, r7, r8, asr sl │ │ │ │ │ umlalseq fp, r4, r8, r3 │ │ │ │ │ ldrshteq r8, [r7], r0 │ │ │ │ │ sbceq r6, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, r7, r0, lsl #18 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r3, r1, r8, asr #6 │ │ │ │ │ + adcseq r3, r1, r0, ror r3 │ │ │ │ │ adcseq r8, r7, r0, asr #17 │ │ │ │ │ adcseq r8, r7, r0, lsl r9 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrshteq r8, [r7], r8 │ │ │ │ │ adcseq r8, r7, r8, lsl #14 │ │ │ │ │ adcseq r8, r7, r0, lsr #18 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r8, r7, r8, lsl #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, r7, r0, lsr r9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r8, r7, r8, lsl r9 │ │ │ │ │ - adcseq lr, r3, r0, lsl #26 │ │ │ │ │ + ldrhteq lr, [r3], r0 │ │ │ │ │ adcseq r8, r7, r0, asr #18 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r7, r8, ror #15 │ │ │ │ │ adcseq r8, r7, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r7, r8, lsl #11 │ │ │ │ │ adcseq r8, r7, r0, ror r9 │ │ │ │ │ @@ -1107828,15 +1107342,15 @@ │ │ │ │ │ adcseq r9, r7, r8, asr #4 │ │ │ │ │ smullseq ip, r4, r0, r9 │ │ │ │ │ adcseq r9, r7, r8, lsr r2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r0, asr #13 │ │ │ │ │ + sbceq sl, r0, r8, ror #13 │ │ │ │ │ adcseq r9, r7, r8, lsl #4 │ │ │ │ │ ldrshteq r9, [r7], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ adcseq r9, r7, r8, lsl r2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1107952,15 +1107466,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, r7, r8, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ adcseq r9, r7, r8, ror #7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ ldrshteq r9, [r7], r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r5, r1, r0, asr #3 │ │ │ │ │ adcseq r9, r7, r0, lsl #7 │ │ │ │ │ adcseq r9, r7, r8, lsl #8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrshteq r9, [r7], r0 │ │ │ │ │ @@ -1108022,26 +1107536,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r7], r0 │ │ │ │ │ adcseq r9, r7, r0, lsl #9 │ │ │ │ │ adcseq r9, r7, r0, ror #9 │ │ │ │ │ adcseq r9, r7, r0, lsl #10 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r9, r7, r8, lsl #10 │ │ │ │ │ - sbceq sl, r0, r0, asr #13 │ │ │ │ │ + sbceq sl, r0, r8, ror #13 │ │ │ │ │ ldrshteq r9, [r7], r0 │ │ │ │ │ adcseq r9, r7, r0, lsr #9 │ │ │ │ │ adcseq r9, r7, r0, lsr #10 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8 │ │ │ │ │ adcseq r9, r7, r8, ror r5 │ │ │ │ │ strheq r5, [r0], #112 @ 0x70 │ │ │ │ │ adcseq r9, r7, r0, lsr r5 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r4, r1, r8, lsl #21 │ │ │ │ │ + ldrhteq r4, [r1], r0 │ │ │ │ │ ldrshteq r9, [r7], r8 │ │ │ │ │ adcseq r9, r7, r0, asr #10 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r9, r7, r8, lsr #10 │ │ │ │ │ adcseq r9, r7, r8, lsl #7 │ │ │ │ │ adcseq r9, r7, r0, asr r5 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1108117,15 +1107631,15 @@ │ │ │ │ │ adcseq r2, r3, r8, lsr #22 │ │ │ │ │ adcseq r9, r7, r0, ror r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r7], r8 │ │ │ │ │ adcseq r9, r7, r8, lsl #13 │ │ │ │ │ sbcseq r5, r5, r8, ror #15 │ │ │ │ │ - adcseq r9, r6, r0, lsl r7 │ │ │ │ │ + adcseq r9, r6, r0, lsr #14 │ │ │ │ │ sbcseq lr, r4, r0, lsr #22 │ │ │ │ │ umlalseq r9, r7, r0, r6 │ │ │ │ │ sbcseq r5, r5, r0, lsl #16 │ │ │ │ │ umlalseq r9, r7, r8, r6 │ │ │ │ │ sbcseq r5, r5, r8, lsl r8 │ │ │ │ │ ldrhteq r9, [r7], r8 │ │ │ │ │ sbcseq r5, r5, r0, lsr r8 │ │ │ │ │ @@ -1109485,15 +1108999,15 @@ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ ldrsbteq sl, [r7], r0 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ ldrsbteq sl, [r7], r8 │ │ │ │ │ addeq r2, r0, r8, ror #3 │ │ │ │ │ adcseq sl, r7, r8, ror #23 │ │ │ │ │ addeq r2, r0, r0, lsl r7 │ │ │ │ │ - adcseq r3, r5, r8, lsr r0 │ │ │ │ │ + adcseq r3, r5, r8, lsr #32 │ │ │ │ │ sbceq r5, r3, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r7, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r7, r0, asr #23 │ │ │ │ │ @@ -1109728,15 +1109242,15 @@ │ │ │ │ │ adcseq sl, r7, r0, lsr #31 │ │ │ │ │ sbcseq r8, r4, r0, ror r6 │ │ │ │ │ adcseq fp, r7, r0, lsl #2 │ │ │ │ │ adcseq fp, r2, r8, ror #22 │ │ │ │ │ adcseq sl, r7, r0, lsl #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r8, asr #7 │ │ │ │ │ + strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ adcseq sl, r7, r0, asr #31 │ │ │ │ │ adcseq sl, r7, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r5, [r3], #232 @ 0xe8 │ │ │ │ │ adcseq sl, r7, r8, asr #31 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1109980,28 +1109494,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r7, r0, ror #6 │ │ │ │ │ adcseq fp, r7, r0, lsl #6 │ │ │ │ │ adcseq fp, r7, r8, ror r3 │ │ │ │ │ umlalseq fp, r7, r8, r3 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq fp, r7, r0, lsr #7 │ │ │ │ │ - sbceq r4, r0, r8, asr #7 │ │ │ │ │ + strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ adcseq fp, r7, r8, lsl #7 │ │ │ │ │ adcseq fp, r7, r8, lsl r3 │ │ │ │ │ adcseq fp, r7, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq fp, [r7], r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r7, r8, lsr #7 │ │ │ │ │ ldrsbteq fp, [r7], r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq fp, r7, r8, lsr r4 │ │ │ │ │ adcseq fp, r2, r8, ror #24 │ │ │ │ │ - ldrsbteq ip, [r0], r0 │ │ │ │ │ + adcseq ip, r0, r8, lsr #24 │ │ │ │ │ umlalseq fp, r7, r0, r3 │ │ │ │ │ adcseq fp, r7, r0, ror #7 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq fp, r7, r0, asr #7 │ │ │ │ │ adcseq fp, r7, r8, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, lsl #31 │ │ │ │ │ @@ -1110632,15 +1110146,15 @@ │ │ │ │ │ adcseq fp, r7, r0, lsr #26 │ │ │ │ │ umlalseq fp, r7, r8, sl │ │ │ │ │ adcseq fp, r7, r0, lsr #27 │ │ │ │ │ sbcseq lr, r3, r0, lsl r7 │ │ │ │ │ adcseq fp, r7, r8, asr #27 │ │ │ │ │ smulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r8, asr #2 │ │ │ │ │ + sbceq r0, r2, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r3, r8, asr #4 │ │ │ │ │ ldrshteq fp, [r7], r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq fp, r7, r8, asr pc │ │ │ │ │ adcseq fp, r2, r8, lsl #26 │ │ │ │ │ umlalseq fp, r7, r0, sp │ │ │ │ │ @@ -1110734,15 +1110248,15 @@ │ │ │ │ │ adcseq fp, r7, r8, ror #30 │ │ │ │ │ rsceq r5, r7, r8, lsl fp │ │ │ │ │ adcseq fp, r7, r0, ror #30 │ │ │ │ │ smulleq r3, r0, r8, r6 │ │ │ │ │ ldrsbteq ip, [r7], r8 │ │ │ │ │ adcseq fp, r2, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r8, asr #2 │ │ │ │ │ + sbceq r0, r2, r0, lsr #2 │ │ │ │ │ ldrshteq fp, [r7], r0 │ │ │ │ │ rsceq r5, r7, r0, lsr fp │ │ │ │ │ adcseq fp, r7, r0, lsl #31 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ adcseq fp, r7, r8, lsl #31 │ │ │ │ │ @@ -1110758,15 +1110272,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r2, r8, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, lsl r4 │ │ │ │ │ adcseq fp, r7, r0, asr #31 │ │ │ │ │ smulleq r3, r0, r8, r6 │ │ │ │ │ ldrdeq r7, [r2], r0 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrsbteq fp, [r7], r8 │ │ │ │ │ adcseq fp, r7, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1110863,15 +1110377,15 @@ │ │ │ │ │ smulleq r3, r0, r8, r6 │ │ │ │ │ ldrdeq pc, [r2], r0 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ ldrsbeq r0, [r4], #112 @ 0x70 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ adcseq ip, r7, r0, lsl #3 │ │ │ │ │ adcseq ip, r7, r8, asr r1 │ │ │ │ │ - umlaleq r7, sp, r0, r2 │ │ │ │ │ + adceq r7, sp, r0, lsr #5 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #26 │ │ │ │ │ sbcseq r0, r4, r0, lsl #16 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ umlalseq ip, r7, r8, r1 │ │ │ │ │ adcseq ip, r7, r8, ror r1 │ │ │ │ │ @@ -1110980,15 +1110494,15 @@ │ │ │ │ │ adcseq ip, r7, r8, lsr #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq ip, r6, r8, r6 │ │ │ │ │ adcseq fp, r2, r8, asr r4 │ │ │ │ │ adcseq ip, r7, r0, lsr #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r0, r0, lsr #27 │ │ │ │ │ + sbceq r9, r0, r8, asr #27 │ │ │ │ │ adcseq ip, r7, r8, asr r3 │ │ │ │ │ adcseq ip, r7, r8, lsr r3 │ │ │ │ │ adcseq r9, r7, r8, lsr #29 │ │ │ │ │ sbcseq ip, r3, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, ror #12 │ │ │ │ │ adcseq ip, r7, r0, ror #6 │ │ │ │ │ @@ -1111253,15 +1110767,15 @@ │ │ │ │ │ adcseq sl, r4, r0, asr #8 │ │ │ │ │ umlalseq ip, r7, r8, r7 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ adcseq ip, r7, r8, asr r7 │ │ │ │ │ adcseq r8, r9, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r4, r0, asr #8 │ │ │ │ │ - adcseq sl, r0, r8, lsl r5 │ │ │ │ │ + adcseq sl, r0, r8, lsr r5 │ │ │ │ │ sbcseq r8, r4, r0, lsl #16 │ │ │ │ │ umlalseq ip, r7, r0, r7 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r7, r8, lsl #15 │ │ │ │ │ @@ -1111584,30 +1111098,30 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r7, r0, ror ip │ │ │ │ │ adcseq ip, r7, r8, lsl #18 │ │ │ │ │ adcseq ip, r7, r0, lsl #25 │ │ │ │ │ adcseq ip, r7, r8, lsr #25 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrhteq ip, [r7], r0 │ │ │ │ │ - sbceq r9, r0, r0, lsr #27 │ │ │ │ │ + sbceq r9, r0, r8, asr #27 │ │ │ │ │ umlalseq ip, r7, r8, ip │ │ │ │ │ ldrsbteq ip, [r7], r0 │ │ │ │ │ adcseq ip, r7, r0, asr #25 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ adcseq ip, r7, r8, asr #25 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ adcseq ip, r7, r0, lsr r8 │ │ │ │ │ adcseq ip, fp, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r9, r8, lsr r3 │ │ │ │ │ adcseq ip, r7, r8, ror #25 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r4, r1, r8, ror r0 │ │ │ │ │ + adcseq r4, r1, r0, lsr #1 │ │ │ │ │ adcseq ip, r7, r0, lsr #25 │ │ │ │ │ ldrshteq ip, [r7], r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq ip, r7, r0, ror #25 │ │ │ │ │ ldrshteq ip, [r7], r0 │ │ │ │ │ adcseq ip, r7, r8, lsl #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1111726,15 +1111240,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq fp, [r3], #72 @ 0x48 │ │ │ │ │ ldrsbteq ip, [r7], r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrhteq ip, [r7], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r7, r0, r0, lr │ │ │ │ │ + sbceq r7, r0, r8, ror #28 │ │ │ │ │ ldrshteq ip, [r7], r0 │ │ │ │ │ adcseq ip, r7, r0, ror #29 │ │ │ │ │ adcseq ip, r7, r8, ror pc │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq ip, r7, r0, lsr #30 │ │ │ │ │ @@ -1111783,23 +1111297,23 @@ │ │ │ │ │ sbceq ip, r1, r8, asr r0 │ │ │ │ │ adcseq sp, r7, r0, lsl r2 │ │ │ │ │ strdeq r6, [r7], #80 @ 0x50 @ │ │ │ │ │ ldrsbteq ip, [r7], r0 │ │ │ │ │ umullseq r8, sl, r0, r4 │ │ │ │ │ adcseq ip, r7, r8, asr #31 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sl, r5, r8, asr #3 │ │ │ │ │ + umlalseq sl, r5, r8, r1 │ │ │ │ │ umlalseq ip, r7, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r4, [r4], #88 @ 0x58 │ │ │ │ │ adcseq ip, r7, r0, ror #31 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r4, r8, ror #17 │ │ │ │ │ ldrhteq ip, [r7], r0 │ │ │ │ │ - adcseq fp, r6, r0, ror r1 │ │ │ │ │ + adcseq fp, r6, r0, ror #2 │ │ │ │ │ sbcseq fp, r3, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r4, sl, r8, asr #29 │ │ │ │ │ adcseq sp, r7, r0, lsl r0 │ │ │ │ │ addeq r2, r0, r8, ror #13 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adcseq lr, r7, r0 │ │ │ │ │ @@ -1111850,15 +1111364,15 @@ │ │ │ │ │ adcseq sp, r7, r8, lsl #2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsbteq sp, [r7], r0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq fp, r2, r0, ror #29 │ │ │ │ │ ldrshteq sp, [r7], r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq sp, r7, r8, ror #1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ adcseq sp, r7, r8, ror #4 │ │ │ │ │ @@ -1112047,15 +1111561,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, asr pc │ │ │ │ │ adcseq sp, r7, r8, ror r3 │ │ │ │ │ smullseq sl, r4, r0, lr │ │ │ │ │ ldrsbteq sp, [r7], r0 │ │ │ │ │ sbcseq sl, r4, r8, ror #28 │ │ │ │ │ adcseq sp, r7, r8, ror #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r2, r8, ror sl │ │ │ │ │ + adcseq r5, r2, r0, lsl #23 │ │ │ │ │ adcseq sp, r7, r8, lsl r2 │ │ │ │ │ ldrshteq sp, [r7], r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrhteq sp, [r1], r0 │ │ │ │ │ adcseq r7, pc, r0, lsr #12 │ │ │ │ │ adcseq sp, r7, r8, lsl #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -1112088,30 +1111602,30 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r7, r8, asr r4 │ │ │ │ │ adcseq sp, r7, r0, ror r3 │ │ │ │ │ adcseq sp, r7, r8, ror #8 │ │ │ │ │ adcseq sp, r7, r8, lsl #9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ umlalseq sp, r7, r0, r4 │ │ │ │ │ - smulleq r7, r0, r0, lr │ │ │ │ │ + sbceq r7, r0, r8, ror #28 │ │ │ │ │ adcseq sp, r7, r8, ror r4 │ │ │ │ │ ldrsbteq sp, [r7], r8 │ │ │ │ │ adcseq sp, r7, r0, lsr #9 │ │ │ │ │ sbcseq sp, r5, r0, ror #22 │ │ │ │ │ adcseq sp, r7, r0, asr #10 │ │ │ │ │ sbcseq sp, r5, r8, ror fp │ │ │ │ │ adcseq r7, r8, r0, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #160 @ 0xa0 │ │ │ │ │ adcseq sp, r7, r0, lsl r8 │ │ │ │ │ adcseq fp, r2, r8, lsl #28 │ │ │ │ │ adcseq sp, r7, r8, asr #9 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r1, r1, r8, lsl #25 │ │ │ │ │ + adcseq r1, r1, r8, asr ip │ │ │ │ │ adcseq sp, r7, r0, lsl #9 │ │ │ │ │ ldrsbteq sp, [r7], r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq sp, r7, r0, asr #9 │ │ │ │ │ ldrsbteq sp, [r7], r8 │ │ │ │ │ ldrsbteq r9, [r0], r0 │ │ │ │ │ sbcseq fp, r3, r0, lsl #31 │ │ │ │ │ @@ -1112139,15 +1111653,15 @@ │ │ │ │ │ ldrheq pc, [r4], #232 @ 0xe8 @ │ │ │ │ │ adcseq sp, r7, r0, lsr r7 │ │ │ │ │ smullseq sp, r5, r0, fp │ │ │ │ │ adcseq sp, r7, r8, lsr #10 │ │ │ │ │ sbcseq sp, r4, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r6, r4, r8, asr #22 │ │ │ │ │ - adceq r2, lr, r8, asr #21 │ │ │ │ │ + strdeq r2, [lr], r0 @ │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ adcseq sp, r7, r0, ror r5 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq fp, [r3], #80 @ 0x50 │ │ │ │ │ adcseq sp, r7, r8, ror r5 │ │ │ │ │ ldrsbeq fp, [r3], #80 @ 0x50 │ │ │ │ │ @@ -1112295,15 +1111809,15 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ umlalseq sp, r7, r0, r7 │ │ │ │ │ sbcseq lr, r3, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq sp, [r3], #104 @ 0x68 │ │ │ │ │ adcseq sp, r7, r0, ror r7 │ │ │ │ │ ldrshteq r9, [fp], r0 │ │ │ │ │ - adcseq r5, r6, r0, lsl #15 │ │ │ │ │ + ldrhteq r5, [r6], r0 │ │ │ │ │ smullseq sp, r3, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [r7], r8 │ │ │ │ │ adcseq sp, r7, r8, lsr r8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ ldrsbteq sp, [r7], r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl #21 │ │ │ │ │ @@ -1112368,15 +1111882,15 @@ │ │ │ │ │ ldrsbteq sp, [r7], r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq sp, r7, r0, asr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq sp, r7, r8, ror #17 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbteq sp, [r7], r0 │ │ │ │ │ - strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq fp, r2, r0, ror #29 │ │ │ │ │ adcseq sp, r7, r8, lsr #18 │ │ │ │ │ sbcseq sp, r5, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, asr #13 │ │ │ │ │ adcseq sp, r7, r0, lsl r9 │ │ │ │ │ @@ -1114129,15 +1113643,15 @@ │ │ │ │ │ adcseq pc, r7, r8, asr #8 │ │ │ │ │ adcseq r9, r6, r8, asr #4 │ │ │ │ │ addeq ip, r4, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, lsr r5 │ │ │ │ │ - adcseq r2, r5, r0, lsr #29 │ │ │ │ │ + ldrhteq r2, [r5], r0 │ │ │ │ │ adcseq sp, pc, r0, lsl ip @ │ │ │ │ │ adcseq pc, r7, r8, asr #12 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r7, r0, asr #12 │ │ │ │ │ adcseq ip, r3, r8, lsl #30 │ │ │ │ │ adcseq pc, r7, r8, lsr r6 @ │ │ │ │ │ adcseq sl, r3, r0, ror #24 │ │ │ │ │ @@ -1115322,15 +1114836,15 @@ │ │ │ │ │ adcseq r0, r8, r8, lsr #14 │ │ │ │ │ ldrheq r1, [r6], #72 @ 0x48 │ │ │ │ │ adcseq r0, r8, r8, lsl r7 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r0, r8, r0, lsl r7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq fp, r2, r0, lsl #26 │ │ │ │ │ + ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r0, r8, r0, lsr #14 │ │ │ │ │ adcseq r0, r8, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r4], #200 @ 0xc8 │ │ │ │ │ adcseq r0, r8, r0, lsr r7 │ │ │ │ │ ldrsbeq r1, [r6], #64 @ 0x40 │ │ │ │ │ adcseq r0, r8, r8, lsr r7 │ │ │ │ │ @@ -1115473,15 +1114987,15 @@ │ │ │ │ │ sbcseq r1, r6, r0, lsl sl │ │ │ │ │ adcseq r0, r8, r0, ror #18 │ │ │ │ │ sbcseq r1, r6, r8, lsr #20 │ │ │ │ │ adcseq r0, r8, r0, asr #21 │ │ │ │ │ smullseq r1, r6, r0, fp │ │ │ │ │ adcseq r0, r8, r0, ror r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r5, r6, r0, ror r5 │ │ │ │ │ + adcseq r5, r6, r0, asr #10 │ │ │ │ │ sbcseq r5, r4, r8, lsr #17 │ │ │ │ │ adcseq r0, r8, r8, lsl #19 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ adceq fp, sp, r0, ror sl │ │ │ │ │ sbcseq r2, r4, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r3, r8, lsl #19 │ │ │ │ │ @@ -1115620,15 +1115134,15 @@ │ │ │ │ │ adcseq r0, r8, r8, lsr #23 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ umlalseq r0, r8, r0, fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrhteq r0, [r8], r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r0, r8, r0, lsr #23 │ │ │ │ │ - sbceq fp, r2, r0, lsl #26 │ │ │ │ │ + ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r0, r8, r8, asr #23 │ │ │ │ │ sbcseq r1, r6, r8, ror #24 │ │ │ │ │ ldrsbteq r0, [r8], r0 │ │ │ │ │ sbcseq r1, r6, r0, lsl #25 │ │ │ │ │ ldrsbteq r0, [r8], r8 │ │ │ │ │ smullseq r1, r6, r8, ip │ │ │ │ │ adcseq r0, r8, r8, lsr ip │ │ │ │ │ @@ -1116070,15 +1115584,15 @@ │ │ │ │ │ adcseq r1, r8, r0, asr #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r3, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r0, lsl #31 │ │ │ │ │ + sbceq r0, r2, r8, asr pc │ │ │ │ │ ldrhteq r1, [r8], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r1, r8, r8, asr #5 │ │ │ │ │ adcseq r8, r2, r8, lsr fp │ │ │ │ │ ldrsbteq r1, [r8], r0 │ │ │ │ │ ldrhteq r1, [r8], r0 │ │ │ │ │ adcseq r2, r3, r8, rrx │ │ │ │ │ @@ -1116215,15 +1115729,15 @@ │ │ │ │ │ adcseq r1, r8, r0, ror #9 │ │ │ │ │ ldrshteq r1, [r8], r8 │ │ │ │ │ addeq r2, r0, r0, lsr r5 │ │ │ │ │ adcseq r1, r8, r0, lsl #10 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r0, [r4], #200 @ 0xc8 │ │ │ │ │ - adcseq r8, r5, r0, ror #7 │ │ │ │ │ + ldrhteq r8, [r5], r0 │ │ │ │ │ sbcseq r0, r4, r0, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r8, r0, lsr #5 │ │ │ │ │ adcseq r1, r8, r0, asr r5 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r1, r8, r8, lsl r5 │ │ │ │ │ ldrheq r8, [r4], #232 @ 0xe8 │ │ │ │ │ @@ -1116284,15 +1115798,15 @@ │ │ │ │ │ adcseq r1, r8, r8, lsl #12 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r1, r8, r8, ror #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r1, r8, r8, lsl r6 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r1, r8, r0, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, lsl #31 │ │ │ │ │ + sbceq r0, r2, r8, asr pc │ │ │ │ │ adcseq r1, r8, r8, lsr #12 │ │ │ │ │ sbcseq r2, r6, r0, asr r3 │ │ │ │ │ adcseq r1, r8, r0, lsr r6 │ │ │ │ │ smullseq r2, r6, r8, r3 │ │ │ │ │ adcseq r1, r8, r8, lsr r6 │ │ │ │ │ ldrheq r2, [r6], #48 @ 0x30 │ │ │ │ │ adcseq r1, r8, r8, asr #12 │ │ │ │ │ @@ -1116370,15 +1115884,15 @@ │ │ │ │ │ adcseq r1, r8, r0, asr #17 │ │ │ │ │ adcseq fp, r4, r8, ror #20 │ │ │ │ │ adcseq r1, r8, r0, asr #11 │ │ │ │ │ adcseq r6, r7, r0, lsl sl │ │ │ │ │ adcseq r1, r8, r0, ror r7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r1, r8, r8, ror r7 │ │ │ │ │ - sbceq r6, r0, r8, asr #2 │ │ │ │ │ + sbceq r6, r0, r0, lsr #2 │ │ │ │ │ adcseq r1, r8, r8, asr #14 │ │ │ │ │ ldrshteq r1, [r8], r8 │ │ │ │ │ adcseq r1, r8, r8, lsr #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq r1, r8, r0, r7 │ │ │ │ │ addeq r5, r2, r0, asr #3 │ │ │ │ │ adcseq r1, r8, r0, asr r7 │ │ │ │ │ @@ -1116389,15 +1115903,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r8, r8, ror #12 │ │ │ │ │ ldrshteq r1, [r8], r8 │ │ │ │ │ sbcseq ip, r5, r0, asr r9 │ │ │ │ │ adcseq r1, r8, r0, asr #15 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq lr, r0, r0, lsl #27 │ │ │ │ │ + adcseq lr, r0, r8, asr sp │ │ │ │ │ adcseq r1, r8, r8, ror #14 │ │ │ │ │ ldrsbteq r1, [r8], r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrhteq r1, [r8], r8 │ │ │ │ │ adcseq r1, r8, r8, lsl r4 │ │ │ │ │ adcseq r1, r8, r0, ror #15 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1116613,17 +1116127,17 @@ │ │ │ │ │ sbcseq r0, r4, r0, lsr #27 │ │ │ │ │ adcseq r1, r8, r0, lsr fp │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r8, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq sp, [r3], #104 @ 0x68 │ │ │ │ │ - adcseq r5, r2, r0, asr #2 │ │ │ │ │ + adcseq r5, r2, r0, lsr #2 │ │ │ │ │ adcseq r1, r8, r0, asr #21 │ │ │ │ │ - adceq sl, pc, r8, asr #13 │ │ │ │ │ + strhteq sl, [pc], r0 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ ldrsbteq r1, [r8], r8 │ │ │ │ │ adcseq fp, r4, r8, asr #3 │ │ │ │ │ adcseq r1, r8, r0, ror #22 │ │ │ │ │ sbcseq ip, r5, r8, ror #24 │ │ │ │ │ adcseq r1, r8, r8, ror #22 │ │ │ │ │ sbcseq ip, r5, r0, lsl #25 │ │ │ │ │ @@ -1116958,22 +1116472,22 @@ │ │ │ │ │ umlalseq r2, r8, r0, r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, lr, r8, lsl r9 │ │ │ │ │ adcseq r2, r8, r8, rrx │ │ │ │ │ adcseq r2, r8, r0, lsr #1 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ adcseq r2, r8, r8, lsr #1 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ ldrhteq r2, [r8], r8 │ │ │ │ │ sbcseq fp, r4, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr #22 │ │ │ │ │ - adcseq sl, r0, r8, lsl #19 │ │ │ │ │ + adcseq sl, r0, r8, ror r9 │ │ │ │ │ sbcseq lr, r4, r8, ror sp │ │ │ │ │ ldrsbteq r2, [r8], r8 │ │ │ │ │ sbcseq lr, r4, r8, ror sp │ │ │ │ │ adcseq r2, r8, r8, asr #2 │ │ │ │ │ adcseq fp, r4, r8, lsl #4 │ │ │ │ │ adcseq r2, r8, r0, ror #1 │ │ │ │ │ sbcseq lr, r4, r0, lsr #27 │ │ │ │ │ @@ -1117111,15 +1116625,15 @@ │ │ │ │ │ sbcseq sp, r5, r0, ror #7 │ │ │ │ │ ldrshteq r2, [r8], r8 │ │ │ │ │ ldrsheq sp, [r5], #56 @ 0x38 │ │ │ │ │ adcseq r2, r8, r0, lsl r3 │ │ │ │ │ sbcseq sp, r5, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r8, asr #2 │ │ │ │ │ - adcseq lr, r4, r8, lsr #10 │ │ │ │ │ + adcseq lr, r4, r8, lsr r5 │ │ │ │ │ sbcseq lr, r4, r0, lsr r0 │ │ │ │ │ adcseq r2, r8, r8, lsl r3 │ │ │ │ │ sbcseq sp, r5, r8, lsr #8 │ │ │ │ │ adcseq r2, r8, r8, lsr r3 │ │ │ │ │ sbcseq sp, r5, r0, asr #8 │ │ │ │ │ umlalseq r2, r8, r8, r4 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @@ -1117469,15 +1116983,15 @@ │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ adcseq r3, r8, r8, lsl r7 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ adcseq r2, r8, r0, lsr #17 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq sl, r5, r8, lsl #2 │ │ │ │ │ + ldrsbteq sl, [r5], r8 │ │ │ │ │ rsceq r0, r9, r0, ror r1 │ │ │ │ │ ldrhteq r2, [r8], r8 │ │ │ │ │ rsceq r8, r7, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adcseq r2, r8, r0, asr #17 │ │ │ │ │ rsceq r8, r7, r0, lsl #16 │ │ │ │ │ @@ -1117536,15 +1117050,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r4, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ adcseq r2, r8, r8, lsr #19 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ ldrhteq r2, [r8], r0 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ ldrhteq r2, [r8], r8 │ │ │ │ │ sbcseq fp, r4, r8, ror #28 │ │ │ │ │ adcseq r2, r8, r8, asr #19 │ │ │ │ │ sbcseq ip, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1119424,15 +1118938,15 @@ │ │ │ │ │ adcseq r4, r8, r8, lsl r7 │ │ │ │ │ ldrsbteq r4, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #12 │ │ │ │ │ adcseq r4, r8, r8, lsr #14 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ adcseq r4, r8, r8, lsr r7 │ │ │ │ │ adcseq r4, r8, r0, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r4, r8, r0, r6 │ │ │ │ │ adcseq r4, r8, r0, ror #14 │ │ │ │ │ @@ -1119605,15 +1119119,15 @@ │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r4, r8, asr pc │ │ │ │ │ adcseq r4, r8, r0, lsl #20 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r4, r5, r0, lsr sp │ │ │ │ │ + adcseq r4, r5, r0, ror #26 │ │ │ │ │ sbcseq r1, r4, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r8, r8, asr #13 │ │ │ │ │ adcseq r4, r8, r8, asr #20 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r4, r8, r0, lsl sl │ │ │ │ │ sbcseq lr, r4, r0, asr #3 │ │ │ │ │ @@ -1119706,15 +1119220,15 @@ │ │ │ │ │ adcseq r4, r8, r0, lsl #23 │ │ │ │ │ sbcseq r5, r6, r0, ror #25 │ │ │ │ │ umlalseq r4, r8, r8, fp │ │ │ │ │ ldrsheq r5, [r6], #200 @ 0xc8 │ │ │ │ │ umlalseq r4, r8, r0, fp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrshteq r4, [r8], r8 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ adcseq r4, r8, r0, lsr #23 │ │ │ │ │ sbcseq r5, r6, r0, lsl sp │ │ │ │ │ adcseq r4, r8, r8, lsr #23 │ │ │ │ │ sbcseq r5, r6, r8, lsr #26 │ │ │ │ │ adcseq r4, r8, r0, ror #23 │ │ │ │ │ sbcseq r5, r6, r0, asr #26 │ │ │ │ │ ldrhteq r4, [r8], r8 │ │ │ │ │ @@ -1119955,15 +1119469,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r1, [r5], #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r8, lsl #30 │ │ │ │ │ adcseq r4, r8, r0, lsl #31 │ │ │ │ │ sbcseq fp, r4, r8, lsl #30 │ │ │ │ │ - ldrshteq r9, [r1], r0 │ │ │ │ │ + adcseq r9, r1, r0, ror #11 │ │ │ │ │ sbcseq fp, r4, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r5, r8, asr #7 │ │ │ │ │ adcseq r4, r8, r8, asr #31 │ │ │ │ │ sbcseq r5, r6, r0, ror #31 │ │ │ │ │ @@ -1120153,15 +1119667,15 @@ │ │ │ │ │ sbcseq r9, r6, r8, lsr #20 │ │ │ │ │ adcseq r5, r8, r8, lsr #5 │ │ │ │ │ sbcseq r9, r6, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq ip, [r4], #0 │ │ │ │ │ umlalseq r5, r8, r0, r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq pc, r4, r8, lsl #23 │ │ │ │ │ + adcseq pc, r4, r0, ror #21 │ │ │ │ │ adcseq r5, r8, r0, ror #4 │ │ │ │ │ adcseq r5, r8, r0, lsr #5 │ │ │ │ │ adcseq sp, r2, r8, asr #31 │ │ │ │ │ ldrsbteq ip, [r4], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [r8], r0 │ │ │ │ │ sbcseq r9, r6, r8, asr sl │ │ │ │ │ @@ -1120191,15 +1119705,15 @@ │ │ │ │ │ sbcseq r1, r7, r0, asr #23 │ │ │ │ │ adcseq r5, r8, r0, lsr #6 │ │ │ │ │ ldrheq r9, [r6], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #23 │ │ │ │ │ adcseq r5, r8, r0, lsr r3 │ │ │ │ │ sbcseq r9, r6, r8, ror #21 │ │ │ │ │ - adceq r6, r4, r8, ror #30 │ │ │ │ │ + adceq r6, r4, r8, ror pc │ │ │ │ │ sbcseq lr, r4, r8, asr pc │ │ │ │ │ adcseq r5, r8, r8, lsr r3 │ │ │ │ │ sbcseq r9, r6, r0, lsl #22 │ │ │ │ │ adcseq r5, r8, r0, asr r3 │ │ │ │ │ sbcseq r9, r6, r8, lsl fp │ │ │ │ │ adcseq r5, r8, r8, asr #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -1120385,15 +1119899,15 @@ │ │ │ │ │ rsceq r9, r7, r0, lsr r8 │ │ │ │ │ adcseq r5, r8, r0, lsr #12 │ │ │ │ │ sbcseq r9, r6, r0, lsr #24 │ │ │ │ │ adcseq r5, r8, r0, ror #12 │ │ │ │ │ sbcseq r9, r6, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - adcseq r4, r5, r0, ror #13 │ │ │ │ │ + ldrsbteq r4, [r5], r0 │ │ │ │ │ sbcseq r2, r4, r0, lsr #27 │ │ │ │ │ adcseq r5, r8, r8, asr r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r2, [r4], #168 @ 0xa8 │ │ │ │ │ adcseq r5, r8, r0, asr r6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ @@ -1120421,15 +1119935,15 @@ │ │ │ │ │ sbcseq r9, r6, r8, lsr #26 │ │ │ │ │ ldrhteq r5, [r8], r0 │ │ │ │ │ sbcseq r9, r6, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r6, r8, asr sp │ │ │ │ │ adcseq r5, r8, r8, asr #13 │ │ │ │ │ ldrsbeq r1, [r7], #184 @ 0xb8 │ │ │ │ │ - adceq r9, sp, r0, asr r3 │ │ │ │ │ + adceq r9, sp, r0, lsr r3 │ │ │ │ │ sbcseq lr, r4, r8, lsr #31 │ │ │ │ │ ldrsbteq r5, [r8], r0 │ │ │ │ │ ldrsheq r1, [r7], #176 @ 0xb0 │ │ │ │ │ ldrsbteq r5, [r8], r8 │ │ │ │ │ sbcseq r1, r7, r8, lsl #24 │ │ │ │ │ adcseq r5, r8, r8, ror #13 │ │ │ │ │ sbcseq r1, r7, r8, ror #24 │ │ │ │ │ @@ -1121414,15 +1120928,15 @@ │ │ │ │ │ adcseq r6, r8, r8, lsl #13 │ │ │ │ │ sbcseq pc, r4, r8, lsr #11 │ │ │ │ │ adcseq r6, r8, r8, asr #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r6, r8, r0, asr #12 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r8, asr r0 │ │ │ │ │ + sbceq sl, r2, r0, lsr r0 │ │ │ │ │ adcseq r6, r8, r0, asr r6 │ │ │ │ │ adcseq r6, r8, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq ip, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r4], #80 @ 0x50 @ │ │ │ │ │ adcseq r6, r8, r0, lsl #13 │ │ │ │ │ @@ -1121531,15 +1121045,15 @@ │ │ │ │ │ sbcseq pc, r4, r8, asr r0 @ │ │ │ │ │ adcseq r6, r8, r8, lsl #16 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, asr r0 @ │ │ │ │ │ adcseq r6, r8, r8, lsl r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r3, r6, r0, ror #5 │ │ │ │ │ + ldrhteq r3, [r6], r0 │ │ │ │ │ sbcseq r0, r4, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r8, r0, lsr r6 │ │ │ │ │ adcseq r6, r8, r0, ror #16 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r6, r8, r8, lsr #16 │ │ │ │ │ sbcseq ip, r4, r0, lsl #6 │ │ │ │ │ @@ -1121620,15 +1121134,15 @@ │ │ │ │ │ adcseq r6, r8, r8, ror #18 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r6, r8, r0, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r6, r8, r8, ror r9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r6, r8, r0, ror #18 │ │ │ │ │ - sbceq sl, r2, r8, asr r0 │ │ │ │ │ + sbceq sl, r2, r0, lsr r0 │ │ │ │ │ adcseq r6, r8, r8, lsl #19 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r0, lsl #1 │ │ │ │ │ umlalseq r6, r8, r8, r9 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1121718,15 +1121232,15 @@ │ │ │ │ │ ldrshteq r6, [r8], r8 │ │ │ │ │ ldrsbeq fp, [r6], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq pc, r4, r8, r6 @ │ │ │ │ │ adcseq r6, r8, r0, lsl fp │ │ │ │ │ sbcseq fp, r6, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r8, r0, lsl #22 │ │ │ │ │ adcseq r6, r8, r8, lsl fp │ │ │ │ │ sbcseq fp, r6, r0, lsl #22 │ │ │ │ │ adcseq r6, r8, r0, lsr #22 │ │ │ │ │ sbcseq fp, r6, r8, lsl fp │ │ │ │ │ adcseq r6, r8, r0, asr #22 │ │ │ │ │ @@ -1121854,15 +1121368,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r4, sl, r8, asr #29 │ │ │ │ │ adcseq r6, r8, r8, lsr #26 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r6, r8, r0, lsr #26 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq fp, r2, r0, r4 │ │ │ │ │ adcseq r6, r8, r0, lsr sp │ │ │ │ │ adcseq r6, r8, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, asr r3 │ │ │ │ │ adcseq r3, r8, r0, ror #28 │ │ │ │ │ sbcseq sp, r4, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1121936,15 +1121450,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r8, r8, lsr lr │ │ │ │ │ ldrshteq r6, [r8], r0 │ │ │ │ │ adcseq r6, r8, r8, asr #28 │ │ │ │ │ adcseq r6, r8, r8, ror #28 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r6, r8, r0, ror lr │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ adcseq r6, r8, r8, asr lr │ │ │ │ │ adcseq r6, r8, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r5, r4, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r5, r4, r8, lsl r2 │ │ │ │ │ adcseq r6, r8, r0, ror #29 │ │ │ │ │ @@ -1122047,15 +1121561,15 @@ │ │ │ │ │ sbcseq sp, r6, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sp, r6, r8, lsl lr │ │ │ │ │ adcseq r7, r8, r0, ror r0 │ │ │ │ │ ldrheq r2, [r7], #72 @ 0x48 │ │ │ │ │ adcseq r7, r8, r8, lsr #32 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r4, r6, r8, asr #22 │ │ │ │ │ + adcseq r4, r6, r8, lsl fp │ │ │ │ │ sbcseq r0, r4, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r8, r0, lsl sp │ │ │ │ │ umlalseq r7, r8, r8, r0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r7, r8, r8, lsr r0 │ │ │ │ │ sbcseq ip, r4, r0, lsr #7 │ │ │ │ │ @@ -1122118,15 +1121632,15 @@ │ │ │ │ │ adcseq r7, r8, r0, lsr r1 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r7, r8, r8, lsl r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r7, r8, r0, asr #2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r7, r8, r8, lsr #2 │ │ │ │ │ - strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq fp, r2, r0, r4 │ │ │ │ │ adcseq r7, r8, r0, asr r1 │ │ │ │ │ ldrsbeq ip, [r4], #0 │ │ │ │ │ adcseq r7, r8, r8, ror #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r7, r8, r0, ror #2 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ adcseq r7, r8, r8, ror #2 │ │ │ │ │ @@ -1122207,15 +1121721,15 @@ │ │ │ │ │ sbcseq lr, r6, r8 │ │ │ │ │ umlalseq r7, r8, r8, r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r7, ip, r0, ror r0 │ │ │ │ │ adcseq r7, r8, r0, ror #4 │ │ │ │ │ ldrhteq r7, [r8], r0 │ │ │ │ │ sbcseq lr, r6, r0, lsr #32 │ │ │ │ │ - adcseq sp, r4, r8, lsl #12 │ │ │ │ │ + adcseq sp, r4, r8, ror #11 │ │ │ │ │ ldrsheq pc, [r3], #208 @ 0xd0 @ │ │ │ │ │ ldrhteq r7, [r8], r8 │ │ │ │ │ sbcseq lr, r6, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r6, r0, asr r0 │ │ │ │ │ adcseq r7, r8, r8, asr #5 │ │ │ │ │ ldrsheq r2, [r7], #80 @ 0x50 │ │ │ │ │ @@ -1123010,15 +1122524,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r5, r0, lsr sl │ │ │ │ │ adcseq r7, r8, r8, ror #30 │ │ │ │ │ rsceq r7, r7, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r5, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r8, ror #13 │ │ │ │ │ + sbceq sl, r0, r0, asr #13 │ │ │ │ │ adcseq r7, r8, r0, asr #30 │ │ │ │ │ adcseq r7, r8, r0, lsr pc │ │ │ │ │ adcseq r7, r8, r0, ror #30 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adcseq r7, r8, r8, asr pc │ │ │ │ │ @@ -1123232,26 +1122746,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r8, r8, ror r2 │ │ │ │ │ adcseq r8, r8, r0, lsl r2 │ │ │ │ │ adcseq r8, r8, r8, lsl #5 │ │ │ │ │ adcseq r8, r8, r8, lsr #5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrhteq r8, [r8], r0 │ │ │ │ │ - sbceq sl, r0, r8, ror #13 │ │ │ │ │ + sbceq sl, r0, r0, asr #13 │ │ │ │ │ umlalseq r8, r8, r8, r2 @ │ │ │ │ │ adcseq r8, r8, r8, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r3, r8, lsr #18 │ │ │ │ │ adcseq r8, r8, r0, lsl r3 │ │ │ │ │ sbcseq pc, r4, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, ror #18 │ │ │ │ │ ldrsbteq r8, [r8], r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrhteq r4, [r1], r0 │ │ │ │ │ + adcseq r4, r1, r8, lsl #21 │ │ │ │ │ adcseq r8, r8, r0, lsr #5 │ │ │ │ │ adcseq r8, r8, r8, ror #5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbteq r8, [r8], r0 │ │ │ │ │ ldrshteq r8, [r8], r8 │ │ │ │ │ ldrshteq r8, [r8], r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1123383,15 +1122897,15 @@ │ │ │ │ │ rscseq r7, r9, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r8, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r8, r8, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r0, lsr sl @ │ │ │ │ │ - ldrshteq r3, [r5], r8 │ │ │ │ │ + adcseq r3, r5, r8, ror #11 │ │ │ │ │ sbcseq lr, r4, r8, lsl #10 │ │ │ │ │ adcseq r8, r8, r8, lsl r5 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r0, asr lr │ │ │ │ │ ldrsbteq r8, [r8], r0 │ │ │ │ │ ldrsbteq r5, [r8], r8 │ │ │ │ │ sbcseq r1, r5, r0, ror #13 │ │ │ │ │ @@ -1123640,15 +1123154,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ ldrsbteq r8, [r8], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, r8, r8, lsl #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r8, r8, r0, ror #17 │ │ │ │ │ - strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r2, r2, r8, lsl #15 │ │ │ │ │ adcseq r8, r8, r8, lsl r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, ip, r8, asr sl │ │ │ │ │ adcseq r8, r8, r8, ror #17 │ │ │ │ │ adcseq r8, r8, r0, lsr r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1123846,15 +1123360,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsr #16 │ │ │ │ │ adcseq r8, r8, r8, lsr ip │ │ │ │ │ adcseq r8, r8, r8, lsr #24 │ │ │ │ │ adcseq r8, r8, r0, asr #24 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaleq r9, r7, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r9, r7, r0, lsr #15 │ │ │ │ │ adcseq r1, r5, r8, lsr #13 │ │ │ │ │ rsceq fp, r8, r0, asr r6 │ │ │ │ │ adcseq r8, r8, r8, asr #24 │ │ │ │ │ @@ -1123952,15 +1123466,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r8, r0, asr #27 │ │ │ │ │ ldrshteq r8, [r8], r0 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ adcseq r8, r8, r8, ror #27 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq pc, [r4], #32 @ │ │ │ │ │ adcseq r8, r8, r0, lsl #28 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r8], r8 │ │ │ │ │ umlalseq r8, r8, r0, sp @ │ │ │ │ │ @@ -1124202,15 +1123716,15 @@ │ │ │ │ │ adcseq r9, r8, r0, asr #3 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r8, r0, lsr #3 │ │ │ │ │ ldrsbteq r9, [r8], r0 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ ldrhteq pc, [r6], r8 @ │ │ │ │ │ adcseq r9, r8, r8, lsl r1 │ │ │ │ │ adcseq r4, r1, r0, lsr #2 │ │ │ │ │ adcseq r8, r8, r0, lsr #21 │ │ │ │ │ adcseq r9, r8, r0, lsr #4 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r9, r8, r8, lsl #4 │ │ │ │ │ @@ -1124264,15 +1123778,15 @@ │ │ │ │ │ ldrhteq r3, [r9], r8 │ │ │ │ │ rsceq r4, r7, r8, ror #8 │ │ │ │ │ ldrsbteq r9, [r8], r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r9, r8, r8, asr #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r0, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ ldrsbteq r9, [r8], r8 │ │ │ │ │ adcseq r9, r8, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r8, r6 │ │ │ │ │ adcseq r9, r8, r0, lsr r3 │ │ │ │ │ rsceq r4, r7, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1124304,19 +1123818,19 @@ │ │ │ │ │ adcseq r9, r8, r0, ror #6 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8 │ │ │ │ │ adcseq r9, r8, r8, ror #6 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r9, r8, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r8, r0, lsr #7 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ adcseq r9, r8, r8, lsl #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq r2, [r5], r8 │ │ │ │ │ adcseq r9, r8, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ ldrsbteq r4, [r5], r0 │ │ │ │ │ @@ -1124375,15 +1123889,15 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r9, r8, r8, ror r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq ip, r6, r8, lsl sl │ │ │ │ │ adcseq r9, r8, r0, asr r4 │ │ │ │ │ adcseq r9, r8, r8, lsl #9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq sp, sp, r8, lsr #7 │ │ │ │ │ + adceq sp, sp, r0, lsl #6 │ │ │ │ │ sbcseq r5, r4, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [r8], r8 │ │ │ │ │ ldrsbteq r9, [r8], r8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ umlalseq r9, r8, r8, r4 │ │ │ │ │ sbcseq lr, r4, r8, ror #13 │ │ │ │ │ @@ -1124438,15 +1123952,15 @@ │ │ │ │ │ adcseq r9, r8, r0, ror r5 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r9, r8, r0, asr r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r9, r8, r0, lsl #11 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r9, r8, r8, ror #10 │ │ │ │ │ - sbceq lr, r0, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ adcseq r9, r8, r0, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, r8, r8, r5 │ │ │ │ │ rsceq sl, r7, r0, lsr #30 │ │ │ │ │ adcseq r9, r8, r0, lsr #11 │ │ │ │ │ smlaleq sl, r7, r8, pc @ │ │ │ │ │ adcseq r9, r8, r8, lsr #11 │ │ │ │ │ @@ -1124641,15 +1124155,15 @@ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r8, r0, lsl #1 │ │ │ │ │ adcseq r9, r8, r8, asr #21 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ ldrhteq r9, [r8], r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq pc, pc, r8, asr #7 │ │ │ │ │ + adceq pc, pc, r8, lsr #8 │ │ │ │ │ adcseq r9, r8, r8, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r3, r8, ror #20 │ │ │ │ │ ldrhteq r9, [r8], r8 │ │ │ │ │ adcseq r3, r3, r8, asr #21 │ │ │ │ │ adcseq r9, r8, r0, asr #17 │ │ │ │ │ adcseq r3, r3, r8, lsl #23 │ │ │ │ │ @@ -1124739,15 +1124253,15 @@ │ │ │ │ │ sbcseq sp, r5, r0, lsl #25 │ │ │ │ │ adcseq r5, sl, r0, lsl #13 │ │ │ │ │ ldrsbeq r2, [r7], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq fp, r7, r8, lsr r9 │ │ │ │ │ adcseq r9, r8, r8, lsr sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r2, r5, r8, sl │ │ │ │ │ + adcseq r2, r5, r8, asr sl │ │ │ │ │ adcseq r9, r8, r0, lsl sl │ │ │ │ │ adcseq r9, r8, r0, lsl #20 │ │ │ │ │ adcseq r3, r3, r8, lsr #15 │ │ │ │ │ adcseq r9, r8, r0, asr #20 │ │ │ │ │ adcseq r3, r3, r8, lsl #19 │ │ │ │ │ adcseq r9, r8, r8, asr #20 │ │ │ │ │ rsceq r8, r7, r8, lsl #3 │ │ │ │ │ @@ -1124964,15 +1124478,15 @@ │ │ │ │ │ adcseq r9, r8, r8, lsr #26 │ │ │ │ │ sbceq fp, r2, r8, lsr #31 │ │ │ │ │ adcseq r9, r8, r8, lsl #27 │ │ │ │ │ sbcseq r1, r5, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sp, r4, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r8, lsr ip │ │ │ │ │ + sbceq r5, r0, r0, lsl ip │ │ │ │ │ adcseq r9, r8, r8, asr #27 │ │ │ │ │ ldrhteq r9, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ adcseq r9, r8, r0, ror #29 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1125228,15 +1124742,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq fp, r8, r8, ror #9 │ │ │ │ │ adcseq r9, r8, r0, ror #31 │ │ │ │ │ sbcseq r0, r6, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ ldrshteq sl, [r8], r8 │ │ │ │ │ ldrsbteq sl, [r8], r8 │ │ │ │ │ adcseq r5, sl, r0, lsr #29 │ │ │ │ │ rsceq r8, r7, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sp, r7, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1125304,15 +1124818,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r4, sl, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r8, lsr ip │ │ │ │ │ + sbceq sl, r0, r0, ror #24 │ │ │ │ │ adcseq sl, r8, r8, lsr r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq sl, r8, r0, lsr #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq ip, [r6], r8 │ │ │ │ │ ldrshteq sl, [r8], r8 │ │ │ │ │ adcseq sl, r8, r0, lsr r3 │ │ │ │ │ @@ -1125398,15 +1124912,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r8, r0, asr #8 │ │ │ │ │ ldrhteq sl, [r8], r8 │ │ │ │ │ adcseq sl, r8, r0, ror #8 │ │ │ │ │ adcseq sl, r8, r0, lsl #9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq sl, r8, r8, lsl #9 │ │ │ │ │ - sbceq r5, r0, r8, lsr ip │ │ │ │ │ + sbceq r5, r0, r0, lsl ip │ │ │ │ │ adcseq sl, r8, r0, ror r4 │ │ │ │ │ ldrshteq sl, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, r9, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1125419,15 +1124933,15 @@ │ │ │ │ │ umlalseq sl, r8, r0, r4 │ │ │ │ │ adcseq sl, r8, r8, asr #9 │ │ │ │ │ sbcseq r9, r4, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ ldrsbteq sl, [r8], r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrsbteq lr, [r0], r0 │ │ │ │ │ + umlalseq lr, r0, r8, r7 │ │ │ │ │ adcseq sl, r8, r8, ror r4 │ │ │ │ │ adcseq sl, r8, r8, ror #9 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbteq sl, [r8], r0 │ │ │ │ │ adcseq sl, r8, r8, ror #4 │ │ │ │ │ ldrshteq sl, [r8], r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @@ -1125847,15 +1125361,15 @@ │ │ │ │ │ sbcseq pc, r4, r8, ror #13 │ │ │ │ │ adcseq sl, r8, r8, ror fp │ │ │ │ │ ldrsbeq r4, [r5], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r5, r8, lsl lr │ │ │ │ │ adcseq sl, r8, r8, lsl #23 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrshteq r1, [r5], r0 │ │ │ │ │ + adcseq r1, r5, r8, lsr #17 │ │ │ │ │ adcseq sl, r8, r0, ror #22 │ │ │ │ │ adcseq sp, r4, r0, ror #12 │ │ │ │ │ rsceq r4, r7, r8, lsl #10 │ │ │ │ │ adcseq sl, r8, r0, lsr #23 │ │ │ │ │ rsceq r4, r7, r8, lsl #10 │ │ │ │ │ ldrhteq sl, [r8], r0 │ │ │ │ │ strdeq r7, [r8], #48 @ 0x30 @ │ │ │ │ │ @@ -1125976,30 +1125490,30 @@ │ │ │ │ │ adcseq lr, r4, r0, ror #7 │ │ │ │ │ adcseq sl, r8, r8, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r7, r5, r0, asr #8 │ │ │ │ │ adcseq sl, r8, r0, lsr #27 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r7, r5, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ adcseq sl, r8, r8, lsr sp │ │ │ │ │ umlalseq sl, r8, r8, ip │ │ │ │ │ ldrhteq sl, [r8], r0 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ umlalseq sl, r8, r8, r5 │ │ │ │ │ rscseq r2, sl, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r8, r8, asr #27 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r5, r1, r0, ror #8 │ │ │ │ │ + adcseq r5, r1, r8, lsr r4 │ │ │ │ │ adcseq sl, r8, r0, ror #26 │ │ │ │ │ adcseq sl, r8, r0, asr lr │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq ip, r8, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sp, r3, r0, lsr r5 │ │ │ │ │ @@ -1126398,15 +1125912,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ adcseq fp, r8, r8, lsr #8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq fp, r8, r0, lsr #8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ ldrsbteq fp, [r8], r8 │ │ │ │ │ adcseq fp, r8, r8, lsl r4 │ │ │ │ │ adcseq fp, r8, r8, lsr r4 │ │ │ │ │ rsceq r7, r8, r8, asr #7 │ │ │ │ │ adcseq fp, r8, r0, asr #8 │ │ │ │ │ sbcseq r7, r5, r0, lsl ip │ │ │ │ │ adcseq fp, r8, r8, asr #8 │ │ │ │ │ @@ -1126807,15 +1126321,15 @@ │ │ │ │ │ addseq r1, lr, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, lsr #21 │ │ │ │ │ adcseq fp, r8, r0, ror fp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq fp, r8, r8, lsl #21 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrhteq r2, [r6], r0 │ │ │ │ │ + adcseq r2, r6, r0, lsl #17 │ │ │ │ │ rsceq r4, r8, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r8, r0, lsl r4 │ │ │ │ │ adcseq fp, r8, r8, lsl #22 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r9, r8, r8, lsl #20 │ │ │ │ │ sbcseq pc, r5, r8, ror #3 │ │ │ │ │ @@ -1127134,15 +1126648,15 @@ │ │ │ │ │ umlalseq fp, r8, r0, pc @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq fp, r8, r8, lsl #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq fp, r8, r0, lsr #31 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq fp, r8, r8, lsl #31 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ adcseq fp, r8, r8, ror sl │ │ │ │ │ adcseq sl, r8, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ adcseq r9, r1, r0, asr #14 │ │ │ │ │ sbcseq lr, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1127286,26 +1126800,26 @@ │ │ │ │ │ adceq r5, ip, r8, lsl r3 │ │ │ │ │ adcseq ip, r8, r0, asr r0 │ │ │ │ │ adcseq fp, r8, r8, asr #31 │ │ │ │ │ ldrhteq ip, [r8], r0 │ │ │ │ │ adcseq ip, r8, r0, lsl #4 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq ip, r8, r8, lsl #4 │ │ │ │ │ - sbceq sl, r0, r8, lsr ip │ │ │ │ │ + sbceq sl, r0, r0, ror #24 │ │ │ │ │ ldrshteq ip, [r8], r0 │ │ │ │ │ adcseq fp, r8, r0, ror #31 │ │ │ │ │ ldrsbteq ip, [r8], r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adceq fp, sp, r8, ror r4 │ │ │ │ │ rscseq ip, sl, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq ip, r8, r0, lsr r2 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrshteq r5, [r1], r0 │ │ │ │ │ + adcseq r5, r1, r8, lsl r1 │ │ │ │ │ ldrshteq ip, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, lsl #1 │ │ │ │ │ adcseq ip, r8, r8, asr #4 │ │ │ │ │ adcseq ip, r8, r8, lsr r2 │ │ │ │ │ adcseq ip, r8, r0, asr r2 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ @@ -1127443,15 +1126957,15 @@ │ │ │ │ │ adcseq fp, r8, r8, ror r9 │ │ │ │ │ adcseq ip, r8, r8, asr #8 │ │ │ │ │ sbcseq r8, r5, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r5, [r5], #152 @ 0x98 │ │ │ │ │ adcseq ip, r8, r8, ror r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq ip, r6, r8, lsl fp │ │ │ │ │ + ldrshteq ip, [r6], r8 │ │ │ │ │ adcseq ip, r8, r0, lsr r4 │ │ │ │ │ adcseq ip, r8, r8, lsl #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r7, [r0], r0 │ │ │ │ │ adcseq ip, r8, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r8, asr #32 │ │ │ │ │ @@ -1127622,15 +1127136,15 @@ │ │ │ │ │ adcseq ip, r8, r0, lsl r5 │ │ │ │ │ rscseq r6, sl, r0, lsr r5 │ │ │ │ │ adcseq ip, r8, r8, lsr r7 │ │ │ │ │ sbcseq r4, r4, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r8, r9, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ adcseq ip, r8, r0, asr r7 │ │ │ │ │ adcseq ip, r8, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, lsl lr │ │ │ │ │ adcseq ip, r8, r0, ror #14 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strhteq r3, [ip], r8 │ │ │ │ │ @@ -1128098,15 +1127612,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r5, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsl ip │ │ │ │ │ ldrshteq ip, [r8], r0 │ │ │ │ │ addseq r3, fp, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r8, ror r8 │ │ │ │ │ + sbceq sl, r0, r8, lsr #16 │ │ │ │ │ adcseq ip, r8, r0, asr #29 │ │ │ │ │ ldrhteq ip, [r8], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq ip, r8, r8, lsr #30 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq ip, r8, r8, lsl pc │ │ │ │ │ @@ -1128852,15 +1128366,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror #24 │ │ │ │ │ adcseq fp, r8, r0, lsl #11 │ │ │ │ │ sbcseq r8, r5, r0, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r1, r5, r0, lsr #9 │ │ │ │ │ adcseq sp, r8, r0, lsl #21 │ │ │ │ │ - sbceq sl, r0, r8, ror r8 │ │ │ │ │ + sbceq sl, r0, r8, lsr #16 │ │ │ │ │ adcseq sp, r8, r0, asr sl │ │ │ │ │ adcseq sp, r8, r0, asr #15 │ │ │ │ │ adcseq sp, r8, r8, lsr r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq sp, r8, r8, lsl #21 │ │ │ │ │ sbcseq r0, r6, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1128871,15 +1128385,15 @@ │ │ │ │ │ rsceq r5, r9, r8, lsr #29 │ │ │ │ │ adcseq sp, r8, r8, asr #21 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r8, r0, lsr #21 │ │ │ │ │ rsceq r8, r8, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r9, r8, lsr #29 │ │ │ │ │ - adcseq r4, r1, r8, ror #24 │ │ │ │ │ + adcseq r4, r1, r8, lsl ip │ │ │ │ │ adcseq sp, r8, r8, asr sl │ │ │ │ │ adcseq sp, r8, r0, lsl fp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r0, r9, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r6, r0, ror #19 │ │ │ │ │ @@ -1129078,15 +1128592,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r1, r6, r8, asr #1 │ │ │ │ │ ldrshteq sp, [r8], r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq lr, [r1], r0 │ │ │ │ │ adcseq sp, r8, r0, lsr #27 │ │ │ │ │ adcseq sp, r8, r8, lsl #28 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ adcseq sp, r8, r0, lsl #27 │ │ │ │ │ adcseq sp, r8, r0, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ adcseq r0, r9, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1129125,15 +1128639,15 @@ │ │ │ │ │ sbcseq r9, r4, r8, ror #28 │ │ │ │ │ adcseq sp, r8, r0, asr #29 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq sp, [r8], r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ - adcseq lr, r0, r8, asr sp │ │ │ │ │ + adcseq lr, r0, r0, lsl #27 │ │ │ │ │ ldrsbteq sp, [r8], r8 │ │ │ │ │ ldrsbteq sp, [r8], r0 │ │ │ │ │ addeq r2, r0, r0, ror r6 │ │ │ │ │ ldrsbteq sp, [r8], r8 │ │ │ │ │ sbcseq r4, r4, r8, lsl #25 │ │ │ │ │ adcseq sp, r8, r0, ror #29 │ │ │ │ │ ldrheq r4, [r4], #192 @ 0xc0 │ │ │ │ │ @@ -1129299,15 +1128813,15 @@ │ │ │ │ │ smullseq r9, r5, r8, ip │ │ │ │ │ adcseq lr, r8, r8, ror #2 │ │ │ │ │ ldrheq r9, [r5], #192 @ 0xc0 │ │ │ │ │ adcseq lr, r8, r0, lsl #3 │ │ │ │ │ sbcseq r9, r5, r8, asr #25 │ │ │ │ │ adcseq lr, r8, r8, ror r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq ip, ip, r8, ror #18 │ │ │ │ │ + adceq ip, ip, r8, asr #18 │ │ │ │ │ adcseq lr, r8, r8, asr #2 │ │ │ │ │ adcseq lr, r8, r8, lsl #3 │ │ │ │ │ sbcseq r9, r5, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r9, [r5], #200 @ 0xc8 │ │ │ │ │ umlalseq lr, r8, r8, r1 │ │ │ │ │ smlaleq r4, r7, r0, lr │ │ │ │ │ @@ -1129668,15 +1129182,15 @@ │ │ │ │ │ adcseq lr, r8, r8, lsr r7 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ umlalseq sp, r8, r8, fp │ │ │ │ │ sbcseq r3, r6, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r1, r6, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ umlaleq r2, sp, r0, fp │ │ │ │ │ ldrshteq ip, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ adcseq lr, r8, r8, asr r7 │ │ │ │ │ ldrsheq sl, [r5], #152 @ 0x98 │ │ │ │ │ adcseq lr, r8, r0, ror #14 │ │ │ │ │ @@ -1130461,15 +1129975,15 @@ │ │ │ │ │ ldrsbteq pc, [r8], r0 @ │ │ │ │ │ umlalseq pc, r8, r0, r3 @ │ │ │ │ │ sbcseq pc, r5, r0, lsr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r5, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - adceq sl, ip, r8, ror r9 │ │ │ │ │ + adceq sl, ip, r8, asr #18 │ │ │ │ │ adcseq pc, r8, r0, asr r2 @ │ │ │ │ │ adcseq pc, r8, r8, asr #8 │ │ │ │ │ adcseq lr, r8, r8, lsr #13 │ │ │ │ │ adcseq pc, r8, r0, asr #7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r9, r0, ror #19 │ │ │ │ │ sbcseq lr, r5, r8, ror #8 │ │ │ │ │ @@ -1130536,15 +1130050,15 @@ │ │ │ │ │ adcseq pc, r8, r0, lsr #12 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq pc, r8, r0, lsl r6 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq pc, r8, r8, asr #9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r0, lsr pc │ │ │ │ │ + sbceq sl, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, ror #28 │ │ │ │ │ adcseq pc, r8, r0, ror #9 │ │ │ │ │ ldrsbteq pc, [r8], r0 @ │ │ │ │ │ adcseq pc, r8, r8, ror #9 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ ldrshteq pc, [r8], r0 @ │ │ │ │ │ @@ -1130573,15 +1130087,15 @@ │ │ │ │ │ sbcseq lr, r5, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r8, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r5, r0, lsl #1 │ │ │ │ │ adcseq pc, r8, r8, lsr #10 │ │ │ │ │ rsceq r5, r7, r0, ror #7 │ │ │ │ │ - adcseq ip, r0, r0, ror r2 │ │ │ │ │ + adcseq ip, r0, r0, ror #4 │ │ │ │ │ sbcseq lr, r5, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r7, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r5], #0 │ │ │ │ │ adcseq pc, r8, r8, lsr #11 │ │ │ │ │ adcseq pc, r8, r0, lsl r5 @ │ │ │ │ │ @@ -1130831,15 +1130345,15 @@ │ │ │ │ │ sbcseq fp, r6, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r6, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r7, r8, ror r2 │ │ │ │ │ adcseq pc, r8, r8, ror #18 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrhteq r4, [r6], r8 │ │ │ │ │ + adcseq r4, r6, r8, lsl #9 │ │ │ │ │ ldrdeq r6, [r8], #16 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq pc, [r8], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ ldrsbteq pc, [r8], r0 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -1130940,26 +1130454,26 @@ │ │ │ │ │ adcseq pc, r8, r8, lsl fp @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq sp, r8, r8, lsl fp │ │ │ │ │ sbcseq fp, r6, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r6, r0, ror #13 │ │ │ │ │ ldrshteq pc, [r8], r0 @ │ │ │ │ │ - sbceq sl, r2, r0, lsr pc │ │ │ │ │ + sbceq sl, r2, r8, lsl #30 │ │ │ │ │ adcseq pc, r8, r8, lsl #22 │ │ │ │ │ sbcseq fp, r6, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r6, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq r4, r2, r0, lsr #5 │ │ │ │ │ adcseq pc, r8, r0, lsl #15 │ │ │ │ │ adcseq pc, r8, r8, asr #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r4, ip, r8, asr #9 │ │ │ │ │ + adceq r4, ip, r8, lsr #9 │ │ │ │ │ ldrshteq pc, [r8], r0 @ │ │ │ │ │ adcseq pc, r8, r0, ror fp @ │ │ │ │ │ sbcseq r8, r6, r8, ror #19 │ │ │ │ │ ldrhteq r4, [r9], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r3, [r7], #56 @ 0x38 │ │ │ │ │ @@ -1131631,15 +1131145,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaleq r7, r7, r8, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r5, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r7, r8, lsl #24 │ │ │ │ │ - ldrhteq r7, [r0], r0 │ │ │ │ │ + adcseq r7, r0, r0, lsr #29 │ │ │ │ │ sbcseq lr, r5, r0, ror #4 │ │ │ │ │ ldrhteq r0, [r9], r0 │ │ │ │ │ rsceq fp, r7, r0, ror sl │ │ │ │ │ adcseq lr, r4, r8, lsl #7 │ │ │ │ │ sbcseq lr, r5, r8, lsl #5 │ │ │ │ │ ldrsbteq r0, [r9], r0 │ │ │ │ │ strhteq r7, [r7], #0 │ │ │ │ │ @@ -1131776,15 +1131290,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ adcseq r0, r9, r0, lsr r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r0, r9, r8, lsr #16 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ adcseq r0, r9, r8, lsr r8 │ │ │ │ │ adcseq r0, r9, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r8, r8, lsl #7 │ │ │ │ │ ldrshteq r2, [r9], r0 │ │ │ │ │ @@ -1132151,15 +1131665,15 @@ │ │ │ │ │ rsceq fp, r7, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r7, r0, lsl sl │ │ │ │ │ adcseq r0, r9, r0, ror pc │ │ │ │ │ addseq r2, sl, r0, ror r6 │ │ │ │ │ adcseq r0, r9, r8, lsl #28 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq pc, r5, r8, lsl sl @ │ │ │ │ │ + adcseq pc, r5, r8, ror #19 │ │ │ │ │ rsceq r6, r8, r8, ror #30 │ │ │ │ │ adcseq pc, r8, r0, lsl #17 │ │ │ │ │ sbcseq r8, r5, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r5, r5, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r5, r8, lsr #21 │ │ │ │ │ @@ -1132236,15 +1131750,15 @@ │ │ │ │ │ adcseq r3, r9, r0, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sp, r7, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq fp, r7, r0, lsl #25 │ │ │ │ │ adcseq r0, r9, r8, lsr #30 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ adcseq r0, r9, r8, asr #30 │ │ │ │ │ strhteq lr, [r7], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq fp, r7, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umullseq r8, sl, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1132533,15 +1132047,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r8, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r8], #112 @ 0x70 @ │ │ │ │ │ - adceq r6, sp, r0, lsl #2 │ │ │ │ │ + adceq r6, sp, r0, ror #1 │ │ │ │ │ rsceq r7, r8, r0, lsl #21 │ │ │ │ │ ldrshteq r1, [r9], r0 │ │ │ │ │ rsceq r3, r8, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r8], #112 @ 0x70 @ │ │ │ │ │ adcseq r1, r9, r0, lsr #8 │ │ │ │ │ addeq r2, r0, r0, ror r6 │ │ │ │ │ @@ -1132656,15 +1132170,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq fp, r9, r8, ror r2 │ │ │ │ │ sbcseq lr, r5, r0, lsl #16 │ │ │ │ │ adcseq r1, r9, r8, ror #11 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r8, lsl #30 │ │ │ │ │ + sbceq sl, r2, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq r8, r0, r0, lsl #6 │ │ │ │ │ sbcseq lr, r5, r8, lsr #16 │ │ │ │ │ adcseq r1, r9, r8, lsr #12 │ │ │ │ │ adcseq r1, r9, r0, ror #11 │ │ │ │ │ ldrhteq lr, [r8], r8 │ │ │ │ │ @@ -1132706,15 +1132220,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, lsl #5 │ │ │ │ │ adcseq r1, r9, r8, lsr #13 │ │ │ │ │ umlalseq r1, r9, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, sl, r8, ror #13 │ │ │ │ │ + adcseq r9, sl, r0, lsl r7 │ │ │ │ │ adcseq r1, r9, r0, asr #14 │ │ │ │ │ adcseq r1, r9, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ adcseq r1, r9, r0, lsl #14 │ │ │ │ │ adcseq r1, r9, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1133637,15 +1133151,15 @@ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq pc, r8, r0, lsl #12 │ │ │ │ │ sbcseq pc, r6, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r6, r8, lsl #3 │ │ │ │ │ - adceq r3, lr, r8, ror r9 │ │ │ │ │ + adceq r3, lr, r8, lsr #19 │ │ │ │ │ rsceq r1, r9, r8, lsr #2 │ │ │ │ │ adcseq r2, r9, r8, asr r5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ adcseq r2, r9, r0, lsr #10 │ │ │ │ │ ldrsbteq pc, [r8], r8 @ │ │ │ │ │ @@ -1133767,15 +1133281,15 @@ │ │ │ │ │ rsceq fp, r7, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r7, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ adcseq pc, r8, r8, ror lr @ │ │ │ │ │ rsceq fp, r7, r8, ror lr │ │ │ │ │ - adcseq r4, r6, r8, lsl #9 │ │ │ │ │ + ldrhteq r4, [r6], r8 │ │ │ │ │ rsceq pc, r8, r8, asr #31 │ │ │ │ │ adcseq r2, r9, r8, asr r7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r0, ror #15 │ │ │ │ │ adcseq r2, r9, r0, lsr #12 │ │ │ │ │ adcseq r2, r9, r8, ror #14 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -1133784,15 +1133298,15 @@ │ │ │ │ │ adcseq r2, r9, r8, ror r7 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r2, r9, r0, ror #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, r9, r8, lsl #15 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r2, r9, r0, ror r7 │ │ │ │ │ - adcseq r9, sl, r8, ror #13 │ │ │ │ │ + adcseq r9, sl, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r1, [r9], r0 │ │ │ │ │ adcseq r2, r9, r8, lsl r8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ umlalseq r2, r9, r8, r7 │ │ │ │ │ @@ -1134014,15 +1133528,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r5, r0, ror r7 │ │ │ │ │ adcseq r2, r9, r0, lsr #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, r9, r0, lsr #22 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrshteq r2, [r9], r8 │ │ │ │ │ - sbceq sl, r2, r8, lsl #30 │ │ │ │ │ + sbceq sl, r2, r0, lsr pc │ │ │ │ │ adcseq r2, r9, r8, asr #25 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ adcseq r2, r9, r8, lsr fp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq pc, r5, r8, lsr r8 @ │ │ │ │ │ rsceq r8, r8, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1135131,15 +1134645,15 @@ │ │ │ │ │ adcseq r3, r9, r8, ror #24 │ │ │ │ │ adcseq r3, r9, r0, lsr #25 │ │ │ │ │ sbcseq lr, r5, r8, ror #3 │ │ │ │ │ umlalseq r3, r9, r0, ip │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ - ldrdeq r7, [sp], r0 @ │ │ │ │ │ + strdeq r7, [sp], r0 @ │ │ │ │ │ sbcseq r8, r4, r8, asr r0 │ │ │ │ │ adcseq r3, r9, r8, lsr #25 │ │ │ │ │ sbcseq lr, r5, r0, lsl r2 │ │ │ │ │ ldrhteq r3, [r9], r0 │ │ │ │ │ sbcseq lr, r5, r0, asr #3 │ │ │ │ │ adcseq r3, r9, r0, asr #25 │ │ │ │ │ ldrsheq lr, [r5], #48 @ 0x30 │ │ │ │ │ @@ -1135531,19 +1135045,19 @@ │ │ │ │ │ sbcseq r2, r7, r0, lsr #6 │ │ │ │ │ adcseq r4, r9, r0, ror #5 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ ldrsbteq r4, [r9], r0 │ │ │ │ │ andle r0, r0, r6, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4, rrx │ │ │ │ │ - ldrhteq sl, [r1], r8 │ │ │ │ │ + adcseq sl, r1, r8, asr #3 │ │ │ │ │ rsceq r7, r8, r8, ror sp │ │ │ │ │ ldrshteq r4, [r9], r0 │ │ │ │ │ rsceq r7, r8, r8, ror sp │ │ │ │ │ - ldrsbteq r0, [r5], r0 │ │ │ │ │ + adcseq r0, r5, r0, lsl #2 │ │ │ │ │ rsceq r7, r8, r0, lsr #27 │ │ │ │ │ adcseq r4, r9, r0, lsl #6 │ │ │ │ │ rsceq r7, r8, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r7, r8, r8, asr #27 │ │ │ │ │ adcseq r4, r9, r0, ror r3 │ │ │ │ │ rsceq r7, r8, r8, asr #27 │ │ │ │ │ @@ -1137865,15 +1137379,15 @@ │ │ │ │ │ rsceq r4, r8, r0, lsl #10 │ │ │ │ │ adcseq r6, r9, r0, asr #14 │ │ │ │ │ rsceq r4, r8, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r4, r8, r8, asr #10 │ │ │ │ │ adcseq r6, r9, r0, asr r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrsbteq r7, [r5], r8 │ │ │ │ │ + adcseq r7, r5, r8, lsr #27 │ │ │ │ │ adcseq r6, r9, r8, lsl r4 │ │ │ │ │ adcseq r6, r9, r0, ror #14 │ │ │ │ │ rscseq r8, r9, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, asr r3 │ │ │ │ │ adcseq r6, r9, r0, ror r7 │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ @@ -1139456,15 +1138970,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq sp, r4, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, asr sl @ │ │ │ │ │ + adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ sbceq r8, r9, sp, lsl #18 │ │ │ │ │ adcseq r7, r9, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1140492,29 +1140006,29 @@ │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ cmpeq pc, r0, asr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ │ + addeq r2, sp, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r7, r0, lsl #1 │ │ │ │ │ - ldrsbeq sp, [pc, #-136] @ b9901c <__bss_end__@@Base+0x49b96c> │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + cmpeq r4, r8, asr #10 │ │ │ │ │ + tsteq lr, r0, ror #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsl #29 │ │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - cmpeq r4, r8, asr #10 │ │ │ │ │ - tsteq lr, r0, ror #28 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r7, r0, lsl #1 │ │ │ │ │ + ldrsbeq sp, [pc, #-136] @ b99044 <__bss_end__@@Base+0x49b994> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, ror #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1143799,15 +1143313,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq ip, r9, r8, lsr r4 │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ adcseq ip, r7, r8, lsr r9 │ │ │ │ │ rscseq r7, r9, r8, asr r0 │ │ │ │ │ adcseq fp, r9, r0, lsl r3 │ │ │ │ │ adcseq fp, r2, r8, lsr r0 │ │ │ │ │ - adcseq r1, r5, r0, lsl #31 │ │ │ │ │ + adcseq r1, r5, r0, ror pc │ │ │ │ │ ldrhteq r8, [r9], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq ip, r9, r0, lsr r7 │ │ │ │ │ adcseq fp, r9, r8, lsr r1 │ │ │ │ │ umlalseq ip, r9, r8, r4 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @@ -1144688,15 +1144202,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sp, [r9], r0 │ │ │ │ │ adcseq sp, r9, r0, lsr r2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq sp, r9, r0, lsr #4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, lsl #6 │ │ │ │ │ + ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ adcseq lr, r8, r8, lsl #27 │ │ │ │ │ sbcseq lr, r5, r0, lsr #27 │ │ │ │ │ adcseq sp, r9, r0, asr #4 │ │ │ │ │ adcseq sp, r9, r8, lsl r2 │ │ │ │ │ umlalseq lr, r8, r8, sp │ │ │ │ │ sbcseq lr, r5, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1144825,15 +1144339,15 @@ │ │ │ │ │ rsceq r0, r8, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ adcseq sp, r9, r0, lsl r5 │ │ │ │ │ sbcseq r8, r6, r8, asr #30 │ │ │ │ │ adcseq sp, r9, r8, asr #8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrsbteq r5, [r0], r8 │ │ │ │ │ + adcseq r5, r0, r8, lsr #13 │ │ │ │ │ strdeq ip, [r8], #176 @ 0xb0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r9, r0, lsl r2 │ │ │ │ │ adcseq sp, r9, r8, asr #9 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq sp, r9, r8, asr r4 │ │ │ │ │ rscseq r8, r9, r8, lsl #10 │ │ │ │ │ @@ -1144924,15 +1144438,15 @@ │ │ │ │ │ ldrsbteq sp, [r9], r0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq sp, r9, r8, lsr #11 │ │ │ │ │ rsceq sl, r7, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r7, r8, ror r2 │ │ │ │ │ adcseq sp, r9, r8, asr r5 │ │ │ │ │ - sbceq r2, r0, r0, lsl #6 │ │ │ │ │ + ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ adcseq r2, sl, r8, lsr r7 │ │ │ │ │ smulleq r3, r3, r0, r4 @ │ │ │ │ │ ldrshteq sp, [r9], r0 │ │ │ │ │ addseq r4, sp, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ adcseq sp, r9, r8, lsr #12 │ │ │ │ │ @@ -1145110,15 +1144624,15 @@ │ │ │ │ │ adcseq sp, r9, r8, ror #18 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ ldrhteq sp, [r9], r8 │ │ │ │ │ rscseq r7, r9, r8, lsr #31 │ │ │ │ │ strdeq pc, [lr], r0 @ │ │ │ │ │ - sbceq ip, r2, r8, lsl #15 │ │ │ │ │ + sbceq ip, r2, r0, ror #14 │ │ │ │ │ adcseq sp, r9, r8, asr #17 │ │ │ │ │ addseq r4, sp, r0, ror r1 │ │ │ │ │ ldrsbteq sp, [r9], r0 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ ldrsbteq sp, [r9], r8 │ │ │ │ │ umullseq r9, sp, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1145186,15 +1144700,15 @@ │ │ │ │ │ ldrshteq sp, [r9], r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq sp, r9, r8, ror #19 │ │ │ │ │ rscseq r7, r9, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r7, r5, r0, lsl #16 │ │ │ │ │ adcseq r2, sl, r8, asr #13 │ │ │ │ │ - strdeq fp, [r2], #128 @ 0x80 │ │ │ │ │ + sbceq fp, r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r7, r5, r8, lsr #16 │ │ │ │ │ adcseq sp, r9, r0, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ adcseq sp, r9, r0, lsl sl │ │ │ │ │ @@ -1145967,15 +1145481,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq lr, r9, r0, lsr #12 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrhteq r7, [r6], r0 │ │ │ │ │ + adcseq r7, r6, r0, ror #25 │ │ │ │ │ umlalseq lr, r9, r8, r5 │ │ │ │ │ umlalseq lr, r9, r0, r4 │ │ │ │ │ rsceq fp, r7, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r7, r8, asr #7 │ │ │ │ │ ldrshteq lr, [r9], r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -1147446,15 +1146960,15 @@ │ │ │ │ │ adcseq pc, r9, r8, lsr sp @ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrhteq lr, [r9], r0 │ │ │ │ │ rsceq pc, r7, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq lr, r7, r8, ror #3 │ │ │ │ │ adcseq pc, r9, r0, lsl #25 │ │ │ │ │ - strheq r7, [r1], #112 @ 0x70 │ │ │ │ │ + sbceq r7, r1, r8, lsl #15 │ │ │ │ │ adcseq pc, r9, r8, lsr #26 │ │ │ │ │ smlaleq pc, r7, r8, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq lr, r7, r8, ror #3 │ │ │ │ │ umlalseq r3, sl, r0, r8 │ │ │ │ │ rscseq pc, sl, r8, lsr #1 │ │ │ │ │ adcseq pc, r9, r0, lsl #27 │ │ │ │ │ @@ -1147571,15 +1147085,15 @@ │ │ │ │ │ rscseq pc, sl, r8, asr #2 │ │ │ │ │ adcseq sp, r4, r8, ror #15 │ │ │ │ │ rscseq pc, sl, r0, ror r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #80 @ 0x50 │ │ │ │ │ adcseq pc, r9, r8, asr #30 │ │ │ │ │ ldrsbteq r8, [r9], #80 @ 0x50 │ │ │ │ │ - adcseq r2, r5, r0, asr #7 │ │ │ │ │ + adcseq r2, r5, r0, ror #7 │ │ │ │ │ ldrshteq r8, [r9], #88 @ 0x58 │ │ │ │ │ adcseq pc, r9, r0, asr #30 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq pc, r8, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r8, [r9], #88 @ 0x58 │ │ │ │ │ @@ -1148047,15 +1147561,15 @@ │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ umlalseq r0, sl, r0, r6 │ │ │ │ │ addseq r8, fp, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ adcseq r0, sl, r0, lsr #13 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r3, r2, r8, r5 │ │ │ │ │ + adcseq r3, r2, r8, ror r5 │ │ │ │ │ adcseq r0, sl, r8, ror #12 │ │ │ │ │ ldrhteq r0, [sl], r0 │ │ │ │ │ adcseq r0, sl, r8, lsr r2 │ │ │ │ │ ldrsbteq r0, [sl], r8 │ │ │ │ │ umullseq r0, sp, r0, r9 │ │ │ │ │ adcseq r4, sl, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1148553,22 +1148067,22 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ - adcseq r2, r5, r0, ror #24 │ │ │ │ │ + adcseq r2, r5, r0, asr ip │ │ │ │ │ rscseq r9, r9, r0, asr #28 │ │ │ │ │ umlalseq r0, sl, r8, lr │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r4, r9, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sp, pc, r8, lsr #6 │ │ │ │ │ + adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ ldrsbteq r8, [r6], r0 │ │ │ │ │ rscseq r9, r9, r8, ror #28 │ │ │ │ │ ldrhteq r0, [sl], r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r0, sl, r8, asr #29 │ │ │ │ │ @@ -1148953,15 +1148467,15 @@ │ │ │ │ │ ldrsheq sl, [r6], #152 @ 0x98 │ │ │ │ │ adcseq r1, sl, r0, ror #8 │ │ │ │ │ ldrhteq ip, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r1, sl, r8, asr #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq lr, r4, r8, asr #6 │ │ │ │ │ + umlalseq lr, r4, r0, r3 │ │ │ │ │ adcseq r1, sl, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [sl], r8 │ │ │ │ │ ldrshteq r1, [sl], r0 │ │ │ │ │ strdeq pc, [r2], r8 @ │ │ │ │ │ ldrsbteq r1, [sl], r0 │ │ │ │ │ rscseq r2, sl, r8, asr r0 │ │ │ │ │ @@ -1149075,15 +1148589,15 @@ │ │ │ │ │ rsceq r6, r8, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r8], #176 @ 0xb0 @ │ │ │ │ │ adceq r2, ip, r8, ror #1 │ │ │ │ │ rscseq r9, sl, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsr #17 │ │ │ │ │ - adcseq lr, r4, r8, lsr r5 │ │ │ │ │ + adcseq lr, r4, r8, lsr #10 │ │ │ │ │ rscseq r7, r9, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, ror #28 │ │ │ │ │ ldrsbteq r1, [sl], r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -1149097,15 +1148611,15 @@ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r1, sl, r0, asr #14 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adcseq r1, sl, r0, lsl #14 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - adcseq r8, r0, r0, asr #22 │ │ │ │ │ + adcseq r8, r0, r0, lsr fp │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ adcseq r1, sl, r0, lsr #14 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ @@ -1149508,30 +1149022,30 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r8, r8, r0, ror #1 │ │ │ │ │ adcseq r1, sl, r0, ror sp │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ adcseq r1, sl, r8, ror sp │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ adcseq r1, sl, r8, asr #26 │ │ │ │ │ adcseq r1, sl, r0, ror #25 │ │ │ │ │ adcseq pc, r8, r0, asr r4 @ │ │ │ │ │ adceq r1, fp, r8, lsr #16 │ │ │ │ │ ldrshteq r1, [sl], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr r7 │ │ │ │ │ ldrshteq r1, [sl], r0 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ ldrhteq r1, [sl], r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - adcseq r2, r1, r8, lsl #23 │ │ │ │ │ + adcseq r2, r1, r0, ror #22 │ │ │ │ │ adcseq r1, sl, r0, ror #26 │ │ │ │ │ adcseq r1, sl, r0, asr #27 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r1, sl, r0, lsr #27 │ │ │ │ │ adcseq r1, sl, r0, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @@ -1149886,15 +1149400,15 @@ │ │ │ │ │ adcseq r2, sl, r0, ror #6 │ │ │ │ │ adcseq r2, sl, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, ror #14 │ │ │ │ │ adcseq r2, sl, r8, asr r3 │ │ │ │ │ rscseq r7, r9, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [r1], #0 │ │ │ │ │ + sbceq r2, r1, r8, lsr #1 │ │ │ │ │ adcseq r2, sl, r8, ror r3 │ │ │ │ │ adcseq r2, sl, r0, asr r3 │ │ │ │ │ adcseq r2, sl, r0, ror r3 │ │ │ │ │ ldrsheq sl, [r4], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r1, r0, ror #19 │ │ │ │ │ adcseq r2, sl, r0, lsr #7 │ │ │ │ │ @@ -1150254,15 +1149768,15 @@ │ │ │ │ │ adcseq r2, sl, r8, lsl #18 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, lsr #11 │ │ │ │ │ adcseq r2, sl, r8, lsl r9 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [r1], #0 │ │ │ │ │ + sbceq r2, r1, r8, lsr #1 │ │ │ │ │ adcseq r2, sl, r8, lsr #18 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrshteq sp, [r7], r0 │ │ │ │ │ sbceq r8, r1, r0, ror #19 │ │ │ │ │ adcseq r2, sl, r8, lsr r9 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrhteq fp, [r7], r0 │ │ │ │ │ @@ -1150375,15 +1149889,15 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrshteq r2, [sl], r0 │ │ │ │ │ rscseq r7, r9, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, sl, r0, lsl #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r1, r5, r8, lsr #17 │ │ │ │ │ + ldrshteq r1, [r5], r0 │ │ │ │ │ adcseq r2, sl, r8, asr #21 │ │ │ │ │ adcseq fp, sl, r8, asr #23 │ │ │ │ │ rscseq r7, r9, r8, lsr #16 │ │ │ │ │ adcseq r2, sl, r0, lsr #22 │ │ │ │ │ rsceq sl, r8, r8, asr #19 │ │ │ │ │ adcseq sp, r9, r8, lsr #13 │ │ │ │ │ adcseq fp, r2, r8, lsr r1 │ │ │ │ │ @@ -1150846,15 +1150360,15 @@ │ │ │ │ │ adcseq r3, sl, r8, asr r2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adcseq r1, sl, r0, lsl #20 │ │ │ │ │ rsceq r6, r8, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r8, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ adcseq r3, sl, r8, ror #4 │ │ │ │ │ adcseq r3, sl, r0, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, ror r8 │ │ │ │ │ adcseq r3, sl, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1150864,15 +1150378,15 @@ │ │ │ │ │ ldrsbteq r3, [sl], r0 │ │ │ │ │ rsceq sl, r8, r8, lsr #16 │ │ │ │ │ adcseq r3, sl, r0, asr #5 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r3, sl, r0, lsr #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r1, r0, asr #23 │ │ │ │ │ + smulleq r4, r1, r8, fp │ │ │ │ │ ldrsbteq r3, [sl], r0 │ │ │ │ │ rsceq sp, r8, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq fp, r8, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, ror #18 │ │ │ │ │ adcseq r3, sl, r8, asr #5 │ │ │ │ │ @@ -1150987,15 +1150501,15 @@ │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, lsr r1 │ │ │ │ │ ldrhteq r3, [sl], r0 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ umlalseq r3, sl, r0, r4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - umlalseq ip, r5, r8, r6 │ │ │ │ │ + adcseq ip, r5, r8, asr #13 │ │ │ │ │ strdeq pc, [r8], #104 @ 0x68 @ │ │ │ │ │ adcseq r3, sl, r0, lsr #9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq ip, [r0], r8 │ │ │ │ │ rsceq pc, r8, r0, lsl r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, sl, r8, lsr r2 │ │ │ │ │ @@ -1151166,15 +1150680,15 @@ │ │ │ │ │ adcseq r3, sl, r0, asr r7 │ │ │ │ │ rsceq r4, r7, r0, lsl #31 │ │ │ │ │ adcseq fp, r9, r0, lsr r2 │ │ │ │ │ rsceq r4, r7, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r4, r7, r8, asr pc │ │ │ │ │ adcseq r3, sl, r8, lsl r7 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaleq r3, r8, r0, fp │ │ │ │ │ adcseq r2, sl, r0, ror r6 │ │ │ │ │ rsceq r5, r7, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r3, r7, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1151229,15 +1150743,15 @@ │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ adcseq r3, sl, r8, asr r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r2, sl, r0, ror #29 │ │ │ │ │ rsceq r0, r9, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq pc, r8, r0, ror #25 │ │ │ │ │ - adcseq sp, r1, r0, rrx │ │ │ │ │ + adcseq sp, r1, r0, lsr r0 │ │ │ │ │ rsceq r0, r9, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r3, sl, r0, r2 │ │ │ │ │ adcseq r3, sl, r0, lsl #18 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r3, sl, r8, ror r8 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ @@ -1151336,15 +1150850,15 @@ │ │ │ │ │ ldrshteq r3, [sl], r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsbteq r3, [sl], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r3, sl, r0, lsl #20 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r3, sl, r8, ror #19 │ │ │ │ │ - sbceq r4, r1, r0, asr #23 │ │ │ │ │ + smulleq r4, r1, r8, fp │ │ │ │ │ umlalseq r3, sl, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, sl, r8, lsr #20 │ │ │ │ │ adcseq r3, sl, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1151960,15 +1151474,15 @@ │ │ │ │ │ rscseq fp, r9, r8 │ │ │ │ │ adcseq r3, sl, r8, asr #21 │ │ │ │ │ adcseq r4, sl, r8, asr #7 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r4, sl, r0, asr #7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, pc, r0, lsr #17 │ │ │ │ │ + adcseq sl, pc, r8, lsr #16 │ │ │ │ │ adcseq r4, sl, r0, ror #7 │ │ │ │ │ ldrhteq r4, [sl], r8 │ │ │ │ │ adcseq r2, sl, r0, lsl sp │ │ │ │ │ strdeq r7, [r7], #8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r7, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1151999,15 +1151513,15 @@ │ │ │ │ │ adcseq r3, sl, r0, lsl #21 │ │ │ │ │ adcseq r4, sl, r0, asr r4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r5, r5, r8, rrx │ │ │ │ │ rsceq pc, r8, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ - adceq r0, sp, r8, asr r7 │ │ │ │ │ + adceq r0, sp, r8, lsl r7 │ │ │ │ │ rscseq r5, fp, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq r2, sl, r0, lsr #21 │ │ │ │ │ rsceq lr, r8, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq lr, r8, r0, ror #1 │ │ │ │ │ @@ -1152023,15 +1151537,15 @@ │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r9], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsr #17 │ │ │ │ │ adcseq r4, sl, r8, asr #9 │ │ │ │ │ umlalseq pc, pc, r8, r1 @ │ │ │ │ │ - adceq r2, lr, r0, ror r5 │ │ │ │ │ + adceq r2, lr, r0, ror #10 │ │ │ │ │ rscseq r9, r9, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, sl, r0, lsl #21 │ │ │ │ │ adcseq r4, sl, r0, ror #9 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ @@ -1152101,15 +1151615,15 @@ │ │ │ │ │ ldrdeq r6, [r9], #232 @ 0xe8 @ │ │ │ │ │ adcseq r4, sl, r8, lsl #22 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ ldrshteq r4, [sl], r0 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ ldrshteq r4, [sl], r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r7, pc, r0, lsl #25 │ │ │ │ │ + adceq r7, pc, r8, lsr #22 │ │ │ │ │ rsceq r0, r9, r8, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r4, [sl], r0 │ │ │ │ │ adcseq r4, sl, r0, lsl r6 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ @@ -1152200,18 +1151714,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r6, r7, r8, lsl #12 │ │ │ │ │ adcseq r4, sl, r8, lsr #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, sl, r0, lsl #15 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r4, sl, r8, asr #14 │ │ │ │ │ - adcseq sl, pc, r0, lsr #17 │ │ │ │ │ + adcseq sl, pc, r8, lsr #16 │ │ │ │ │ umlalseq r4, sl, r0, r7 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r6, r5, r0, ror #6 │ │ │ │ │ + adcseq r6, r5, r0, lsr r3 │ │ │ │ │ smlaleq pc, r8, r0, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r3, [sl], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -1152385,15 +1151899,15 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, sl, r0, ror sl │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ adcseq r4, sl, r8, ror #20 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r7, r6, r0, ror #25 │ │ │ │ │ + ldrhteq r7, [r6], r0 │ │ │ │ │ strdeq pc, [r8], #224 @ 0xe0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, sl, r8, lsr sl │ │ │ │ │ adcseq r4, sl, r0, lsl #21 │ │ │ │ │ @ instruction: 0x009bf5f8 │ │ │ │ │ adcseq r4, sl, r8, ror #19 │ │ │ │ │ ldrhteq r1, [sl], r8 │ │ │ │ │ @@ -1152573,30 +1152087,30 @@ │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq r4, sl, r8, asr #26 │ │ │ │ │ adcseq r4, sl, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ adcseq r4, sl, r8, asr sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrhteq r1, [r5], r8 │ │ │ │ │ + adcseq r1, r5, r8, ror ip │ │ │ │ │ adcseq r4, sl, r0, lsr sp │ │ │ │ │ adcseq r8, r8, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r7, r8, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r7, r0, lsl #13 │ │ │ │ │ adcseq r4, sl, r8, lsr #26 │ │ │ │ │ adcseq ip, r3, r8, ror r8 │ │ │ │ │ adcseq r4, sl, r8, ror #26 │ │ │ │ │ rsceq sl, r7, r0, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r7, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ adceq r0, ip, r8, ror #16 │ │ │ │ │ rscseq r8, r9, r0, asr #3 │ │ │ │ │ adcseq r4, sl, r8, lsr #27 │ │ │ │ │ adcseq r4, sl, r8, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r8, lsl #30 │ │ │ │ │ ldrhteq r4, [sl], r8 │ │ │ │ │ @@ -1153488,15 +1153002,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ adcseq r5, sl, r8, lsr #23 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r5, sl, r0, lsr #23 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ ldrhteq r5, [sl], r0 │ │ │ │ │ umlalseq r5, sl, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1153528,15 +1153042,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, r9, r8, lsl #1 │ │ │ │ │ adcseq r5, sl, r8, lsl ip │ │ │ │ │ ldrshteq r5, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ + sbceq r6, r0, r8, asr #27 │ │ │ │ │ adcseq r5, sl, r0, asr ip │ │ │ │ │ adcseq r5, sl, r0, asr #24 │ │ │ │ │ adcseq r5, sl, r0, ror #24 │ │ │ │ │ smullseq ip, r4, r0, r4 │ │ │ │ │ ldrsbteq sl, [r0], r0 │ │ │ │ │ ldrhteq r9, [r9], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1153589,15 +1153103,15 @@ │ │ │ │ │ ldrhteq r5, [sl], r0 │ │ │ │ │ adcseq r5, sl, r8, lsl #26 │ │ │ │ │ strdeq lr, [r7], #152 @ 0x98 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sp, r7, r0, ror #22 │ │ │ │ │ adcseq r5, sl, r8, lsr sp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r4, r5, r0, ror #26 │ │ │ │ │ + umlalseq r4, r5, r0, sp │ │ │ │ │ rsceq r0, r9, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r5, sl, r0, fp │ │ │ │ │ adcseq r5, sl, r0, lsl #27 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r5, sl, r8, asr #26 │ │ │ │ │ rscseq r7, r9, r0, lsr sl │ │ │ │ │ @@ -1153646,15 +1153160,15 @@ │ │ │ │ │ adcseq r5, sl, r8, lsl #28 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrshteq r5, [sl], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r5, sl, r8, lsl lr │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r5, sl, r0, lsl #28 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, sl, r0, lsr lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r8, asr #22 │ │ │ │ │ adcseq r5, sl, r8, lsr #16 │ │ │ │ │ adcseq r5, sl, r0, asr lr │ │ │ │ │ @@ -1153667,15 +1153181,15 @@ │ │ │ │ │ adcseq r5, sl, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r9], #120 @ 0x78 │ │ │ │ │ adcseq r5, sl, r8, ror #28 │ │ │ │ │ ldrshteq r5, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ - adcseq r1, r6, r8, lsl r3 │ │ │ │ │ + adcseq r1, r6, r8, asr #6 │ │ │ │ │ strdeq r3, [r9], #128 @ 0x80 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, sl, r0, lsl fp │ │ │ │ │ adcseq r6, sl, r8, lsr #4 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r5, sl, r0, lsl #29 │ │ │ │ │ rscseq r9, sl, r8, asr pc │ │ │ │ │ @@ -1153876,26 +1153390,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, lsl #21 │ │ │ │ │ adcseq r6, sl, r0, lsl r1 │ │ │ │ │ adcseq r6, sl, r8, ror #2 │ │ │ │ │ ldrhteq r6, [sl], r0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrhteq r6, [sl], r8 │ │ │ │ │ - strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ + sbceq r6, r0, r8, asr #27 │ │ │ │ │ adcseq r6, sl, r0, lsr #3 │ │ │ │ │ adcseq r6, sl, r8, lsr #2 │ │ │ │ │ adcseq r6, sl, r8, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, sl, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ adcseq r6, sl, r0, ror #3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r0, r1, r8, asr #4 │ │ │ │ │ + adcseq pc, r0, r8, lsl #27 │ │ │ │ │ adcseq r6, sl, r8, lsr #3 │ │ │ │ │ ldrshteq r6, [sl], r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbteq r6, [sl], r8 │ │ │ │ │ ldrshteq r5, [sl], r0 │ │ │ │ │ adcseq r6, sl, r0, lsl #4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1154058,16 +1153572,16 @@ │ │ │ │ │ adcseq r6, sl, r8, ror r4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r6, sl, r8, asr r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r6, sl, r8, lsl #9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r6, sl, r0, ror r4 │ │ │ │ │ - ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ - adcseq sp, r5, r8, lsr ip │ │ │ │ │ + strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ + adcseq sp, r5, r8, lsl #24 │ │ │ │ │ adcseq r5, sl, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r5, [sl], r8 │ │ │ │ │ adcseq r6, sl, r8, lsr #9 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r0, r1, r0, asr #24 │ │ │ │ │ adcseq r5, sl, r8, lsl #24 │ │ │ │ │ @@ -1154226,15 +1153740,15 @@ │ │ │ │ │ adcseq r6, sl, r0, asr #14 │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ adcseq r6, sl, r0, lsr r7 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r6, sl, r8, lsr #14 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ adcseq r6, sl, r8, lsr r7 │ │ │ │ │ adcseq r6, sl, r0, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, lsr #22 │ │ │ │ │ adcseq r6, sl, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1154253,15 +1153767,15 @@ │ │ │ │ │ rscseq r9, r9, r8, ror r8 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ bicsmi r3, lr, r0, ror #4 │ │ │ │ │ adcseq sl, r0, r8, asr #18 │ │ │ │ │ rscseq r1, fp, r0, ror r1 │ │ │ │ │ umlalseq r6, sl, r8, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sl, r5, r8, lsl r0 │ │ │ │ │ + adcseq sl, r5, r8, ror r0 │ │ │ │ │ adcseq r6, sl, r0, lsl r7 │ │ │ │ │ adcseq r6, sl, r8, lsr #15 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r6, sl, r0, ror r6 │ │ │ │ │ sbcseq sl, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @@ -1154273,15 +1153787,15 @@ │ │ │ │ │ ldrsbteq r6, [sl], r8 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ subcc ip, r6, #417792 @ 0x66000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ umlalseq r7, sl, r8, sp │ │ │ │ │ adcseq r6, sl, r8, ror #15 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq sp, pc, r8, ror #7 │ │ │ │ │ + adceq sp, pc, r0, asr r4 @ │ │ │ │ │ rsbeq pc, pc, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, sl, r0, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ adcseq r6, sl, r8, lsl #16 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ @@ -1154319,15 +1153833,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r6, sl, r0, r8 │ │ │ │ │ rsceq sl, r8, r8, lsl #21 │ │ │ │ │ adcseq r6, sl, r0, lsr r9 │ │ │ │ │ addseq ip, fp, r8, lsl #6 │ │ │ │ │ adcseq r6, sl, r0, lsr #17 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r6, r5, r0, asr #4 │ │ │ │ │ + adcseq r6, r5, r0, lsl r2 │ │ │ │ │ rsceq r0, r9, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, sl, r8, lsl r7 │ │ │ │ │ adcseq r6, sl, r8, ror #17 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ ldrhteq r6, [sl], r0 │ │ │ │ │ rscseq r7, r9, r0, ror fp │ │ │ │ │ @@ -1154376,15 +1153890,15 @@ │ │ │ │ │ adcseq r6, sl, r0, ror r9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r6, sl, r8, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r6, sl, r0, lsl #19 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r6, sl, r8, ror #18 │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ adcseq r6, sl, r8, lsr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, sl, r0, asr #10 │ │ │ │ │ adcseq r6, sl, r8, lsl #19 │ │ │ │ │ @@ -1154534,15 +1154048,15 @@ │ │ │ │ │ adcseq r6, sl, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, sl, r0, lsl #24 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrshteq r6, [sl], r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r2, r2, r8, lsl #15 │ │ │ │ │ adcseq r6, sl, r8, lsl #24 │ │ │ │ │ ldrshteq r6, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r0, asr r3 @ │ │ │ │ │ adcseq r6, sl, r0, lsr #24 │ │ │ │ │ @@ -1154562,15 +1154076,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, sl, r0, asr r8 │ │ │ │ │ ldrhteq r6, [sl], r0 │ │ │ │ │ sbcseq r8, r4, r0, ror r6 │ │ │ │ │ umlalseq r6, sl, r8, ip │ │ │ │ │ sbcseq lr, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r0, r8, lsr r2 │ │ │ │ │ + sbceq r9, r0, r0, lsl r2 │ │ │ │ │ adcseq r5, sl, r8, lsl #16 │ │ │ │ │ sbcseq fp, r6, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r6, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, sl, r8, ror #24 │ │ │ │ │ adcseq r6, sl, r0, ror ip │ │ │ │ │ @@ -1154612,15 +1154126,15 @@ │ │ │ │ │ adcseq r6, sl, r0, lsr #28 │ │ │ │ │ ldrheq r8, [r4], #72 @ 0x48 │ │ │ │ │ adcseq r6, sl, r8, lsr sp │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ adcseq r6, sl, r0, lsr sp │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror r3 │ │ │ │ │ adcseq r1, sl, r8, ror #2 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ adcseq r5, r8, r8, ror #11 │ │ │ │ │ rscseq r4, sl, r0, lsl #26 │ │ │ │ │ adcseq r6, sl, r8, asr sp │ │ │ │ │ @@ -1155424,15 +1154938,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror #3 │ │ │ │ │ adcseq r7, sl, r0, ror #19 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r5, sl, r0, asr #10 │ │ │ │ │ sbcseq r0, r6, r8, lsl r5 │ │ │ │ │ adcseq r7, sl, r8, ror #19 │ │ │ │ │ - sbceq r9, r0, r8, lsr r2 │ │ │ │ │ + sbceq r9, r0, r0, lsl r2 │ │ │ │ │ adcseq r7, sl, r0, asr #19 │ │ │ │ │ adcseq r7, sl, r8, lsr #15 │ │ │ │ │ adcseq r7, sl, r0, lsl r7 │ │ │ │ │ ldrshteq r6, [sl], r0 │ │ │ │ │ adcseq r7, sl, r0, lsr #20 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq sl, fp, r8, ror #8 │ │ │ │ │ @@ -1155467,15 +1154981,15 @@ │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ umlalseq r7, sl, r0, sl │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r3, r1, r0, ror r3 │ │ │ │ │ + adcseq r3, r1, r8, asr #6 │ │ │ │ │ ldrsbteq r7, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r7, [sl], r8 │ │ │ │ │ adcseq r7, fp, r8, lsr #6 │ │ │ │ │ sbcseq r0, r6, r8, ror r3 │ │ │ │ │ ldrhteq r7, [sl], r0 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ @@ -1156200,21 +1155714,21 @@ │ │ │ │ │ ldrshteq r8, [sl], r0 │ │ │ │ │ ldrshteq r9, [r9], #8 │ │ │ │ │ strdeq r0, [pc], r8 @ │ │ │ │ │ sbcseq sl, r4, r8, lsl #5 │ │ │ │ │ adceq ip, sp, r0, lsl pc │ │ │ │ │ adcseq r8, sl, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r0, r0, asr r3 │ │ │ │ │ adcseq r8, sl, r0, lsl r6 │ │ │ │ │ adcseq r8, sl, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq r8, sl, r8, lsr r2 │ │ │ │ │ - adcseq sp, pc, r8, lsr #6 │ │ │ │ │ + adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ ldrhteq r8, [sl], r8 │ │ │ │ │ rscseq r8, fp, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror r3 │ │ │ │ │ adcseq r7, sl, r8, lsr #20 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ umlalseq ip, r8, r8, r6 │ │ │ │ │ @@ -1156251,15 +1155765,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ adcseq r8, sl, r0, lsr #16 │ │ │ │ │ adcseq fp, r4, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ bpl ff5d1c74 <_edata@@Base+0xfd37ec74> │ │ │ │ │ - strhteq r0, [sp], r8 │ │ │ │ │ + adceq r0, sp, r8, ror #20 │ │ │ │ │ rscseq r0, fp, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq r8, sl, r0, lsl #17 │ │ │ │ │ adcseq r8, sl, r8, ror #13 │ │ │ │ │ rscseq fp, r9, r8, asr #4 │ │ │ │ │ ldrshteq r8, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1156351,15 +1155865,15 @@ │ │ │ │ │ rsceq r2, r9, r8, lsr #14 │ │ │ │ │ adcseq r8, sl, r0, asr r8 │ │ │ │ │ rsceq r2, r9, r0, asr #14 │ │ │ │ │ adcseq r8, sl, r8, asr r8 │ │ │ │ │ rsceq r2, r9, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r2, r9, r0, ror r7 │ │ │ │ │ - adcseq r4, r6, r8, lsr #5 │ │ │ │ │ + ldrsbteq r4, [r6], r8 │ │ │ │ │ adcseq r8, sl, r0, lsr #12 │ │ │ │ │ adcseq r8, sl, r8, ror r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @@ -1156698,15 +1156212,15 @@ │ │ │ │ │ adceq r0, r2, r0, asr sp │ │ │ │ │ rscseq sl, r9, r8, lsr r2 │ │ │ │ │ adcseq r8, sl, r8, asr #27 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0099ceb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r3, r0, lsr r5 │ │ │ │ │ + sbceq r2, r3, r8, lsl #10 │ │ │ │ │ ldrsbteq r8, [sl], r8 │ │ │ │ │ ldrhteq r8, [sl], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, sl, r8, asr r0 │ │ │ │ │ adcseq r7, sl, r8, lsr #25 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ ldrshteq r7, [sl], r8 │ │ │ │ │ @@ -1156828,15 +1156342,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r6, r8, r3 │ │ │ │ │ adcseq r8, sl, r8, asr #31 │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ adcseq r8, sl, r8, lsl #30 │ │ │ │ │ sbcseq ip, r6, r8, ror #16 │ │ │ │ │ adcseq r8, sl, r0, ror #31 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ adcseq sl, sl, r0, lsr r3 │ │ │ │ │ sbceq r9, r3, r8 │ │ │ │ │ adcseq sl, sl, r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrshteq r8, [sl], r8 │ │ │ │ │ @@ -1156854,29 +1156368,29 @@ │ │ │ │ │ smlatbeq ip, r0, sl, r8 │ │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r7, [r7], #-88 @ 0xffffffa8 │ │ │ │ │ + rsbseq r4, r7, r0, lsl #31 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldrshteq sl, [r4], r0 │ │ │ │ │ - cmpeq r5, r0, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + sbcseq ip, r3, r0, lsr r2 │ │ │ │ │ + tsteq sl, r8, asr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ │ + ldrsbteq r7, [r7], #-88 @ 0xffffffa8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - sbcseq ip, r3, r0, lsr r2 │ │ │ │ │ - tsteq sl, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ldrshteq sl, [r4], r0 │ │ │ │ │ + cmpeq r5, r0, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157044,29 +1156558,29 @@ │ │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ │ @ instruction: 0x015ea490 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, lsl #31 │ │ │ │ │ + addeq r2, sp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r8, ror #24 │ │ │ │ │ - tsteq r2, r0, ror r9 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq ip, r8, lsr #5 │ │ │ │ │ + tsteq fp, r0, ror #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, lsr #16 │ │ │ │ │ + addeq r3, sp, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq ip, r8, lsr #5 │ │ │ │ │ - tsteq fp, r0, ror #16 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r1, r8, ror #24 │ │ │ │ │ + tsteq r2, r0, ror r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157114,14 +1156628,24 @@ │ │ │ │ │ strdeq r8, [pc, -r8] │ │ │ │ │ cmpeq sp, r0, lsl pc @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r3, sp, r0, lsl r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + strdeq r5, [sp, -r0] │ │ │ │ │ + tsteq ip, r8, lsl r0 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, sp, r8, lr │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ smlabbeq pc, r0, ip, r8 @ │ │ │ │ │ cmpeq r8, r0, ror r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157134,49 +1156658,29 @@ │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ cmpeq lr, r8, ror r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, lsr #27 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r9, r0, lsr r8 │ │ │ │ │ - cmpeq ip, r0, lsr r9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, asr r4 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - adcseq r6, pc, r8, ror fp @ │ │ │ │ │ - cmpeq r5, r0, ror r0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ smlatteq ip, r0, r6, r8 │ │ │ │ │ tsteq pc, r8, asr r8 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, lsl r8 │ │ │ │ │ + rsbseq r4, r7, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - strdeq r5, [sp, -r0] │ │ │ │ │ - tsteq ip, r8, lsl r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ │ + cmpeq ip, r0, lsr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157194,19 +1156698,19 @@ │ │ │ │ │ ldrsbteq r3, [fp], #232 @ 0xe8 │ │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsr ip │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - adcseq r6, pc, r8, lsr #2 │ │ │ │ │ - cmneq r1, r8, lsl r5 │ │ │ │ │ + addeq r2, sp, r0, asr r4 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + adcseq r6, pc, r8, ror fp @ │ │ │ │ │ + cmpeq r5, r0, ror r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157214,14 +1156718,24 @@ │ │ │ │ │ rsceq r9, r8, r8, ror r2 │ │ │ │ │ cmpeq r9, r8, ror r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r8, lsr ip │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + adcseq r6, pc, r8, lsr #2 │ │ │ │ │ + cmneq r1, r8, lsl r5 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsl #24 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ adcseq r7, pc, r8, ror r8 @ │ │ │ │ │ cmpeq r8, r8, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157284,34 +1156798,34 @@ │ │ │ │ │ adcseq r7, pc, r0, lsr #3 │ │ │ │ │ cmneq r0, r8, lsl #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - rsceq r1, r9, r0, lsr #3 │ │ │ │ │ - tsteq r2, r0, lsr #9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r4, [r7], #-240 @ 0xffffff10 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ ldrhteq sl, [r4], r0 │ │ │ │ │ cmpeq r4, r0, lsl #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + rsceq r1, r9, r0, lsr #3 │ │ │ │ │ + tsteq r2, r0, lsr #9 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, ror #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ sbcseq lr, r3, r8, lsl #6 │ │ │ │ │ cmpeq sl, r0, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157384,19 +1156898,19 @@ │ │ │ │ │ adcseq r8, r4, r0, asr r9 │ │ │ │ │ cmpeq r2, r0, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, asr #5 │ │ │ │ │ + rsbseq r4, r7, r8, lsr fp │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - adcseq r7, pc, r0, ror #19 │ │ │ │ │ - cmpeq sl, r0, lsl #3 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + umlalseq r9, r4, r0, r8 │ │ │ │ │ + tsteq lr, r0, lsl pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, asr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157404,19 +1156918,19 @@ │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ cmpeq sl, r0, asr #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r8, lsr fp │ │ │ │ │ + addeq r2, sp, r8, asr #5 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - umlalseq r9, r4, r0, r8 │ │ │ │ │ - tsteq lr, r0, lsl pc │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + adcseq r7, pc, r0, ror #19 │ │ │ │ │ + cmpeq sl, r0, lsl #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, lsl r7 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1157424,34 +1156938,34 @@ │ │ │ │ │ sbcseq lr, r3, r0, asr #17 │ │ │ │ │ cmpeq r6, r8, lsl fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsr #13 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - adcseq r6, pc, r8, lsr #26 │ │ │ │ │ - tsteq fp, r8, lsl #5 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ tsteq r3, r8, ror #30 │ │ │ │ │ cmneq r2, r0, asr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r0, lsr #13 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + adcseq r6, pc, r8, lsr #26 │ │ │ │ │ + tsteq fp, r8, lsl #5 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ rscseq r2, fp, r8, lsl #12 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157474,24 +1156988,14 @@ │ │ │ │ │ sbcseq r0, r4, r8, asr r4 │ │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, ror #21 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq r2, r8, ror #18 │ │ │ │ │ - strdeq ip, [r1, #-200]! @ 0xffffff38 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ smlatbeq ip, r8, r8, r8 │ │ │ │ │ @ instruction: 0x011a62f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157504,14 +1157008,24 @@ │ │ │ │ │ tsteq ip, r0, asr r3 @ │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r0, ror #21 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq r2, r8, ror #18 │ │ │ │ │ + strdeq ip, [r1, #-200]! @ 0xffffff38 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r0, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ rscseq lr, sl, r8, rrx │ │ │ │ │ cmpeq r2, r0, asr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157544,29 +1157058,29 @@ │ │ │ │ │ sbcseq lr, r3, r8, lsr r9 │ │ │ │ │ cmpeq r3, r8, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, ror ip │ │ │ │ │ + rsbseq r5, r7, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - sbcseq r5, r4, r0, ror #1 │ │ │ │ │ - ldrsbeq pc, [r7, #-208] @ 0xffffff30 @ │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq r0, r4, r0, asr ip │ │ │ │ │ + tsteq r4, r0, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsr #26 │ │ │ │ │ + addeq r2, sp, r8, ror ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq r0, r4, r0, asr ip │ │ │ │ │ - tsteq r4, r0, lsl #6 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + sbcseq r5, r4, r0, ror #1 │ │ │ │ │ + ldrsbeq pc, [r7, #-208] @ 0xffffff30 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157594,34 +1157108,34 @@ │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ cmpeq r8, r8, ror #29 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, asr #16 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x0118a698 │ │ │ │ │ - tsteq pc, r0, lsl #24 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, asr #12 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ adcseq sl, r4, r0, lsl sl │ │ │ │ │ @ instruction: 0x011168f0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r8, asr #16 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x0118a698 │ │ │ │ │ + tsteq pc, r0, lsl #24 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, lsr r7 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ adcseq r8, r9, r0, asr r6 │ │ │ │ │ ldrsheq sp, [r4, #-144] @ 0xffffff70 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157664,29 +1157178,29 @@ │ │ │ │ │ sbcseq ip, r3, r8, lsr #29 │ │ │ │ │ cmpeq r6, r0, lsr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, asr #17 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ + addeq r3, sp, r8, lsl #24 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - smlabbeq pc, r8, sp, r8 @ │ │ │ │ │ - tsteq lr, r8, lsr sl │ │ │ │ │ + @ instruction: 0x01163bd8 │ │ │ │ │ + cmpeq r4, r0, lsl #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + addeq r3, sp, r0, asr #17 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x01163bd8 │ │ │ │ │ - cmpeq r4, r0, lsl #17 │ │ │ │ │ + smlabbeq pc, r8, sp, r8 @ │ │ │ │ │ + tsteq lr, r8, lsr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, lsl fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157694,24 +1157208,14 @@ │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, lsr #25 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - @ instruction: 0x011925f0 │ │ │ │ │ - cmneq r0, r0, lsl #17 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ tsteq r0, r0, lsr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157724,14 +1157228,24 @@ │ │ │ │ │ @ instruction: 0x01163dd0 │ │ │ │ │ @ instruction: 0x011098d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r0, lsr #25 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + @ instruction: 0x011925f0 │ │ │ │ │ + cmneq r0, r0, lsl #17 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ smlabteq sp, r0, r2, fp │ │ │ │ │ @ instruction: 0x01528c98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157774,24 +1157288,14 @@ │ │ │ │ │ adcseq sl, r4, r8, ror #15 │ │ │ │ │ cmpeq ip, r0, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, asr #16 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - strheq r0, [r1, #-192] @ 0xffffff40 │ │ │ │ │ - tsteq sl, r0, asr #25 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r8, ror #28 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ adcseq r6, pc, r0, ror #31 │ │ │ │ │ @ instruction: 0x011298d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1157814,14 +1157318,24 @@ │ │ │ │ │ ldrsbteq r6, [pc], r8 │ │ │ │ │ cmpeq sl, r8, lsl r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r0, asr #16 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + strheq r0, [r1, #-192] @ 0xffffff40 │ │ │ │ │ + tsteq sl, r0, asr #25 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, lsl r6 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ sbcseq ip, r3, r8, rrx │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1158221,23 +1157735,23 @@ │ │ │ │ │ addseq r4, sl, r8, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r2], r8 @ │ │ │ │ │ adcseq sl, sl, r0, lsr #11 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - adceq r4, ip, r0, asr #8 │ │ │ │ │ + adceq r4, ip, r0, ror #8 │ │ │ │ │ adcseq sl, sl, r8, ror r5 │ │ │ │ │ ldrhteq sl, [sl], r0 │ │ │ │ │ adcseq sl, sl, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ adcseq sl, sl, r0, asr #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r2, r5, r8, r5 │ │ │ │ │ + adcseq r2, r5, r0, asr r5 │ │ │ │ │ umlalseq sl, sl, r8, r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, sl, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sl, r8, lsl r3 │ │ │ │ │ adcseq sl, sl, r0, ror #11 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ @@ -1158435,15 +1157949,15 @@ │ │ │ │ │ rscseq pc, sl, r8, lsl r4 @ │ │ │ │ │ ldrshteq sl, [sl], r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ adcseq sl, sl, r0, lsl r9 │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ - umlalseq r2, r5, r0, r4 │ │ │ │ │ + adcseq r2, r5, r0, asr r4 │ │ │ │ │ strdeq r3, [r9], #224 @ 0xe0 @ │ │ │ │ │ adcseq sl, sl, r0, lsr #20 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sl, r0, asr #15 │ │ │ │ │ @@ -1158718,15 +1158232,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ adcseq sl, sl, r8, lsr #20 │ │ │ │ │ adcseq sl, sl, r8, lsr #26 │ │ │ │ │ adcseq sl, sl, r0, ror #26 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq sl, sl, r8, ror #26 │ │ │ │ │ - strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r0, r0, asr r3 │ │ │ │ │ adcseq sl, sl, r0, asr sp │ │ │ │ │ adcseq sl, sl, r0, asr #20 │ │ │ │ │ adcseq sl, sl, r8, ror sp │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, ror #3 │ │ │ │ │ ldrshteq fp, [sl], r8 │ │ │ │ │ @@ -1158735,15 +1158249,15 @@ │ │ │ │ │ sbcseq r0, r6, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq r3, r1, r8, ror #1 │ │ │ │ │ smlalseq r0, fp, r0, lr │ │ │ │ │ adcseq sl, sl, r8, lsr #27 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq ip, r0, r8, lsr #24 │ │ │ │ │ + adcseq ip, r0, r0, asr #22 │ │ │ │ │ adcseq sl, sl, r8, asr sp │ │ │ │ │ adcseq sl, r9, r8, asr #2 │ │ │ │ │ sbcseq r0, r6, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r6, r8, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @@ -1158911,15 +1158425,15 @@ │ │ │ │ │ adcseq sl, sl, r8, lsr #31 │ │ │ │ │ adcseq fp, sl, r8, asr r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbteq sl, [sl], r8 │ │ │ │ │ adcseq sl, sl, r8, asr #26 │ │ │ │ │ adcseq fp, sl, r8, rrx │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq sl, ip, r0, ror #20 │ │ │ │ │ + umlaleq sl, ip, r0, sl │ │ │ │ │ adcseq sl, sl, r0, ror #31 │ │ │ │ │ adcseq fp, sl, r8, ror r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq fp, sl, r0, asr r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq fp, sl, r8, lsl #1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @@ -1158964,15 +1158478,15 @@ │ │ │ │ │ adcseq fp, sl, r8, lsr r1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq fp, sl, r0, lsr r1 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, ror #28 │ │ │ │ │ adcseq fp, sl, r0, lsl r1 │ │ │ │ │ - sbceq r2, r3, r0, lsr r5 │ │ │ │ │ + sbceq r2, r3, r8, lsl #10 │ │ │ │ │ adcseq fp, sl, r0, asr r4 │ │ │ │ │ umlalseq sl, sl, r0, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, lsl #31 │ │ │ │ │ adcseq fp, sl, r8, asr r1 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1159361,15 +1158875,15 @@ │ │ │ │ │ sbcseq sl, r4, r8, asr #2 │ │ │ │ │ adcseq fp, sl, r8, ror #14 │ │ │ │ │ rsceq r4, r7, r0, lsl #31 │ │ │ │ │ ldrhteq fp, [r9], r8 │ │ │ │ │ rsceq r7, r8, r0, lsl r2 │ │ │ │ │ adcseq fp, sl, r8, ror r7 │ │ │ │ │ rsceq r7, r8, r0, lsl r2 │ │ │ │ │ - adcseq r7, r0, r0, lsr #29 │ │ │ │ │ + ldrhteq r7, [r0], r0 │ │ │ │ │ rsceq r7, r8, r8, lsr r2 │ │ │ │ │ adcseq fp, sl, r8, lsl #15 │ │ │ │ │ rsceq r7, r8, r8, lsr r2 │ │ │ │ │ adcseq sl, r9, r8, ror #19 │ │ │ │ │ rsceq r7, r8, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r7, r8, r0, ror #4 │ │ │ │ │ @@ -1160324,15 +1159838,15 @@ │ │ │ │ │ adcseq fp, r6, r0, lsr #16 │ │ │ │ │ rscseq ip, sl, r8, lsl #5 │ │ │ │ │ adcseq ip, sl, r0, lsl #13 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq ip, sl, r8, ror r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r2, r0, ror #4 │ │ │ │ │ + sbceq r5, r2, r8, lsl #5 │ │ │ │ │ adcseq ip, sl, r8, asr #16 │ │ │ │ │ adcseq ip, sl, r0, ror r6 │ │ │ │ │ adcseq ip, sl, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, sl, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq ip, sl, r0, r6 │ │ │ │ │ @@ -1161235,15 +1160749,15 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ adcseq sp, sl, r8, lsr #9 │ │ │ │ │ ldrshteq sp, [sl], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ ldrhteq sp, [sl], r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq sp, r5, r8, ror #9 │ │ │ │ │ + adcseq sp, r5, r8, lsl r5 │ │ │ │ │ rsceq r5, r9, r0, lsl #19 │ │ │ │ │ ldrshteq r7, [sl], r0 │ │ │ │ │ rsceq r4, r9, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r1, r9, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0099ceb8 │ │ │ │ │ @@ -1161436,15 +1160950,15 @@ │ │ │ │ │ adcseq sp, sl, r0, asr #12 │ │ │ │ │ rsceq r4, r9, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r8, asr #16 │ │ │ │ │ ldrsbteq sp, [sl], r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq sp, sl, r8, ror r7 │ │ │ │ │ - sbceq r5, r2, r0, ror #4 │ │ │ │ │ + sbceq r5, r2, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq lr, sl, r0, asr sp │ │ │ │ │ adcseq sp, sl, r0, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ adcseq sp, sl, r8, asr #17 │ │ │ │ │ @@ -1161602,15 +1161116,15 @@ │ │ │ │ │ adcseq sp, sl, r8, lsl #21 │ │ │ │ │ rscseq pc, sl, r8, asr r5 @ │ │ │ │ │ adcseq sp, sl, r8, ror #20 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ adcseq sp, sl, r0, ror sl │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq sp, sl, r8, ror sl │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ adceq r1, lr, r8, asr r8 │ │ │ │ │ rscseq pc, sl, r0, lsl #11 │ │ │ │ │ adcseq sp, sl, r8, lsr #21 │ │ │ │ │ rscseq pc, sl, r0, lsl #11 │ │ │ │ │ adcseq r0, r2, r0, asr #28 │ │ │ │ │ @@ -1161633,15 +1161147,15 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq sp, sl, r0, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, sl, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sp, [sl], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r1, [r5], r0 │ │ │ │ │ + ldrhteq r1, [r5], r0 │ │ │ │ │ ldrsbteq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ adcseq sp, sl, r0, lsr #28 │ │ │ │ │ ldrsbteq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ adcseq sp, sl, r8, ror #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq sp, sl, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1162219,15 +1161733,15 @@ │ │ │ │ │ rscseq r9, r9, r8, ror #28 │ │ │ │ │ sbcseq ip, r6, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq lr, sl, r0, r3 │ │ │ │ │ adcseq lr, sl, r8, asr #23 │ │ │ │ │ adcseq lr, sl, r8, ror r3 │ │ │ │ │ - adceq r0, sp, r8, ror #20 │ │ │ │ │ + strhteq r0, [sp], r8 │ │ │ │ │ rscseq r0, fp, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r6, sl, r0, r4 │ │ │ │ │ adcseq lr, sl, r0, lsr r4 │ │ │ │ │ rscseq ip, r9, r8, lsl #4 │ │ │ │ │ adcseq lr, sl, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1162240,15 +1161754,15 @@ │ │ │ │ │ adcseq lr, sl, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sl, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sl, r8, ror #8 │ │ │ │ │ smlalseq r8, r9, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq lr, sl, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sl, r0, lsl #9 │ │ │ │ │ rscseq fp, r9, r8, asr #21 │ │ │ │ │ umlalseq lr, sl, r8, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq lr, sl, r0, r4 │ │ │ │ │ @@ -1162403,15 +1161917,15 @@ │ │ │ │ │ adcseq lr, sl, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ adcseq lr, sl, r0, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [sl], r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrsbteq r3, [r2], r8 │ │ │ │ │ + ldrshteq r3, [r2], r8 │ │ │ │ │ adcseq lr, sl, r0, asr #13 │ │ │ │ │ adcseq lr, sl, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sl, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sl, r0, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1163517,15 +1163031,15 @@ │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ adcseq pc, sl, r0, asr r8 @ │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ adcseq pc, sl, r8, asr r8 @ │ │ │ │ │ rscseq ip, sl, r8, asr #12 │ │ │ │ │ adcseq pc, sl, r8, ror #16 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ - adceq sl, sp, r8, lsl r8 │ │ │ │ │ + adceq sl, sp, r0, ror #15 │ │ │ │ │ smlalseq ip, sl, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq ip, sl, r8, r6 │ │ │ │ │ adcseq pc, sl, r0, asr #23 │ │ │ │ │ adcseq pc, sl, r0, lsr #16 │ │ │ │ │ adcseq pc, sl, r0, lsl #17 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ @@ -1165545,15 +1165059,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, sl, r0, asr #21 │ │ │ │ │ rscseq pc, sl, r8, lsr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ - adcseq r5, r2, r0, lsl #29 │ │ │ │ │ + adcseq r5, r2, r0, lsr #30 │ │ │ │ │ rscseq r0, fp, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, r9, r8, asr #21 │ │ │ │ │ adcseq r1, fp, r8, lsr r9 │ │ │ │ │ adcseq r1, fp, r8, lsl #16 │ │ │ │ │ ldrhteq r1, [fp], r0 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ @@ -1166015,15 +1165529,15 @@ │ │ │ │ │ sbcseq r3, r4, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r1, [fp], r8 │ │ │ │ │ adcseq r2, fp, r8, lsl #2 │ │ │ │ │ adcseq r1, fp, r0, lsr #16 │ │ │ │ │ - adceq fp, sp, r8, ror #16 │ │ │ │ │ + adceq fp, sp, r8, asr r8 │ │ │ │ │ rscseq r9, sl, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, lsr #31 │ │ │ │ │ adcseq fp, r8, r8, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r9], #200 @ 0xc8 @ │ │ │ │ │ @@ -1166180,15 +1165694,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r6, r8, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [fp], #240 @ 0xf0 │ │ │ │ │ ldrshteq r2, [fp], r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r8, asr r5 │ │ │ │ │ + sbceq r2, r0, r0, lsl #11 │ │ │ │ │ adcseq r2, fp, r0, ror #4 │ │ │ │ │ ldrshteq r2, [fp], r0 │ │ │ │ │ adcseq r1, fp, r8, lsl #7 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ umlalseq r0, sl, r8, pc @ │ │ │ │ │ rscseq r2, sl, r8, ror r3 │ │ │ │ │ adcseq r2, fp, r0, lsr #4 │ │ │ │ │ @@ -1166331,15 +1165845,15 @@ │ │ │ │ │ adcseq r2, fp, r0, lsl #8 │ │ │ │ │ rscseq ip, r9, r8, lsr #18 │ │ │ │ │ adcseq r2, fp, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, fp, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq pc, r2, r8, lsl r1 @ │ │ │ │ │ - strdeq sl, [sp], r8 @ │ │ │ │ │ + adceq sl, sp, r0, ror #9 │ │ │ │ │ rscseq r1, fp, r8 │ │ │ │ │ ldrhteq r7, [sl], r0 │ │ │ │ │ sbcseq r0, r6, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq r7, sl, r0, ror #12 │ │ │ │ │ adcseq r9, r2, r8, lsr r0 │ │ │ │ │ @@ -1166665,15 +1166179,15 @@ │ │ │ │ │ adcseq r2, fp, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, fp, r0, ror r9 │ │ │ │ │ adcseq r6, sl, r0, asr r7 │ │ │ │ │ rscseq r1, fp, r0, lsr r0 │ │ │ │ │ umlalseq r2, fp, r0, r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, lsr #20 │ │ │ │ │ + adcseq r4, r2, r8, asr #20 │ │ │ │ │ adcseq r2, fp, r8, asr #15 │ │ │ │ │ adcseq sl, sl, r8, ror r0 │ │ │ │ │ adcseq r8, r2, r8, asr pc │ │ │ │ │ adcseq r4, fp, r8, lsl #16 │ │ │ │ │ adcseq r2, fp, r8, lsr #5 │ │ │ │ │ ldrhteq lr, [sl], r8 │ │ │ │ │ ldrsbeq ip, [r6], #120 @ 0x78 │ │ │ │ │ @@ -1167111,15 +1166625,15 @@ │ │ │ │ │ ldrsbteq r0, [fp], #40 @ 0x28 │ │ │ │ │ adcseq r3, fp, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r3, fp, r0, r0 │ │ │ │ │ adcseq r2, fp, r0, ror pc │ │ │ │ │ adcseq r3, fp, r8, lsl #1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r0, lsl #1 │ │ │ │ │ + adcseq r4, r2, r0, rrx │ │ │ │ │ adcseq r2, fp, r8, ror lr │ │ │ │ │ umlalseq r3, fp, r8, r0 │ │ │ │ │ umullseq r0, sp, r0, r9 │ │ │ │ │ adcseq r3, fp, r0, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, fp, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1167361,15 +1166875,15 @@ │ │ │ │ │ adcseq r3, fp, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, fp, r8, asr #7 │ │ │ │ │ adcseq r3, fp, r0, ror r4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrshteq r5, [r0], r0 │ │ │ │ │ + adcseq r5, r0, r8, lsr #20 │ │ │ │ │ ldrshteq fp, [r3], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, fp, r0, lsl r1 │ │ │ │ │ adcseq r5, r8, r8, lsl r4 │ │ │ │ │ sbcseq r0, r6, r8, lsl #3 │ │ │ │ │ ldrsbteq r3, [fp], r8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -1167716,15 +1167230,15 @@ │ │ │ │ │ adcseq r3, fp, r8, ror #19 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq ip, [sl], #120 @ 0x78 │ │ │ │ │ ldrshteq r3, [fp], r8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ umlalseq r3, fp, r0, r9 │ │ │ │ │ - sbceq sp, r0, r0, lsr #7 │ │ │ │ │ + sbceq sp, r0, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, r2, r8, lsl r4 │ │ │ │ │ adcseq r3, fp, r8, lsl sl │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1167744,15 +1167258,15 @@ │ │ │ │ │ adcseq r3, fp, r0, ror sl │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r3, fp, r8, ror #20 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, asr #18 │ │ │ │ │ + sbceq lr, r1, r8, lsr r7 │ │ │ │ │ adcseq r3, fp, r8, ror sl │ │ │ │ │ adcseq r3, fp, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [sl], #88 @ 0x58 │ │ │ │ │ adcseq r3, fp, r0, lsr ip │ │ │ │ │ strdeq r7, [r0], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1167887,15 +1167401,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r3, [fp], r0 │ │ │ │ │ - ldrshteq r7, [r5], r8 │ │ │ │ │ + adcseq r7, r5, r8, lsr #24 │ │ │ │ │ adcseq r3, fp, r8, lsl #21 │ │ │ │ │ adcseq r3, fp, r0, lsr #25 │ │ │ │ │ rscseq sl, r9, r8, asr pc │ │ │ │ │ adcseq r3, fp, r0, asr #25 │ │ │ │ │ rscseq sl, r9, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r0, lsr pc │ │ │ │ │ @@ -1167980,15 +1167494,15 @@ │ │ │ │ │ adcseq r3, fp, r8, lsl #28 │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ ldrshteq r3, [fp], r0 │ │ │ │ │ ldrsbeq r7, [r4], #8 │ │ │ │ │ adcseq r3, fp, r8, lsl lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, lsl #31 │ │ │ │ │ + sbceq r5, r0, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsr sl │ │ │ │ │ adcseq r3, fp, r0, lsr lr │ │ │ │ │ adcseq r3, fp, r0, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, sl, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1168098,30 +1167612,30 @@ │ │ │ │ │ adcseq r3, fp, r8, ror #31 │ │ │ │ │ adcseq r3, fp, r0, asr #31 │ │ │ │ │ adcseq r2, fp, r8, asr #29 │ │ │ │ │ smullseq r0, r6, r8, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, fp, r0, ror #30 │ │ │ │ │ - sbceq r2, r0, r8, asr r5 │ │ │ │ │ + sbceq r2, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ rscseq r0, ip, r0, lsl #23 │ │ │ │ │ adcseq r5, fp, r0 │ │ │ │ │ adcseq r4, fp, r8, lsl r0 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ adcseq r5, sl, r8, ror r5 │ │ │ │ │ smullseq r0, r6, r8, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, sl, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r8, r8, asr #10 │ │ │ │ │ adcseq r4, fp, r0, lsr r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrsbteq r5, [r5], r8 │ │ │ │ │ + adcseq r5, r5, r8, ror #6 │ │ │ │ │ smlaleq r4, r9, r8, r9 │ │ │ │ │ adcseq r4, fp, r0, asr #32 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ adcseq r4, fp, r0, asr r0 │ │ │ │ │ addseq r8, fp, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ @@ -1168275,15 +1167789,15 @@ │ │ │ │ │ rscseq fp, r9, r8, lsr #26 │ │ │ │ │ ldrshteq r9, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, fp, r8, asr #5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrhteq r4, [fp], r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r8, r1, r8, ip │ │ │ │ │ + adcseq r8, r1, r0, asr ip │ │ │ │ │ adcseq r4, fp, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq ip, [r6], #152 @ 0x98 │ │ │ │ │ adcseq r4, fp, r8, ror r2 │ │ │ │ │ umlalseq r3, fp, r0, ip │ │ │ │ │ ldrsbteq r4, [fp], r8 │ │ │ │ │ rscseq ip, r9, r8, asr #28 │ │ │ │ │ @@ -1168380,15 +1167894,15 @@ │ │ │ │ │ adcseq sl, r6, r0, lsl r1 │ │ │ │ │ adcseq r4, fp, r0, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [ip], r8 │ │ │ │ │ ldrsbeq ip, [r6], #152 @ 0x98 │ │ │ │ │ adcseq r4, fp, r0, ror #5 │ │ │ │ │ - sbceq lr, r1, r0, asr #18 │ │ │ │ │ + sbceq lr, r1, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1169833,15 +1169347,15 @@ │ │ │ │ │ rscseq sl, r9, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r6, r8, r3 │ │ │ │ │ ldrhteq sp, [ip], r0 │ │ │ │ │ sbcseq ip, r6, r8, lsl #16 │ │ │ │ │ adcseq r5, fp, r0, lsl fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, asr #20 │ │ │ │ │ + adcseq r4, r2, r8, ror #20 │ │ │ │ │ adcseq r5, fp, r8, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r4, fp, r8, sp │ │ │ │ │ adcseq r5, fp, r8, lsr #22 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq r5, fp, r8, lsl fp │ │ │ │ │ rscseq sl, r9, r8, asr pc │ │ │ │ │ @@ -1169891,15 +1169405,15 @@ │ │ │ │ │ adcseq r5, fp, r0, lsl #20 │ │ │ │ │ ldrshteq r5, [fp], r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r5, [fp], r8 │ │ │ │ │ ldrshteq r2, [sl], #8 │ │ │ │ │ umlalseq r8, r1, r0, pc @ │ │ │ │ │ adcseq r2, fp, r8, lsl r0 │ │ │ │ │ - adceq r5, sp, r8, lsr fp │ │ │ │ │ + strhteq r5, [sp], r8 │ │ │ │ │ ldrsbteq r1, [fp], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, fp, r0, lsl #20 │ │ │ │ │ adcseq r5, fp, r0, lsl ip │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq r5, fp, r0, lsl #24 │ │ │ │ │ ldrshteq r2, [sl], #8 │ │ │ │ │ @@ -1170092,30 +1169606,30 @@ │ │ │ │ │ adcseq r6, fp, r8, lsl #1 │ │ │ │ │ adcseq r5, fp, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror #3 │ │ │ │ │ ldrshteq r5, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdle sp, [r0], -r1 │ │ │ │ │ + mulle r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r2, r8, asr #27 │ │ │ │ │ adcseq r5, fp, r8, lsl pc │ │ │ │ │ - andle r0, r0, r0 │ │ │ │ │ + andle r0, r0, r3 │ │ │ │ │ adcseq r5, fp, r8, lsr #30 │ │ │ │ │ rsceq r5, r9, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq r5, fp, r8, asr pc │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [fp], r8 │ │ │ │ │ - adcseq lr, r0, r8, asr fp │ │ │ │ │ + ldrhteq lr, [r0], r8 │ │ │ │ │ ldrdeq r5, [r9], #64 @ 0x40 @ │ │ │ │ │ adcseq r5, fp, r0, asr pc │ │ │ │ │ adcseq ip, r3, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r3, [fp], r8 │ │ │ │ │ adcseq r5, fp, r8, ror #31 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -1170310,15 +1169824,15 @@ │ │ │ │ │ adcseq r6, fp, r0, ror r2 │ │ │ │ │ addseq r4, sp, r0, lsr #2 │ │ │ │ │ adcseq r6, fp, r8, ror r2 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r9, sp, r8, lsr #16 │ │ │ │ │ adcseq r6, fp, r0, lsr r2 │ │ │ │ │ - sbceq r5, r0, r0, lsl #31 │ │ │ │ │ + sbceq r5, r0, r0, ror #29 │ │ │ │ │ ldrhteq r6, [fp], r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq r6, fp, r8, r2 │ │ │ │ │ adcseq r6, fp, r0, asr r2 │ │ │ │ │ adcseq r6, fp, r0, ror #5 │ │ │ │ │ adcseq r6, fp, r8, ror #4 │ │ │ │ │ adcseq r6, fp, r8, lsr #5 │ │ │ │ │ @@ -1171026,15 +1170540,15 @@ │ │ │ │ │ adcseq r6, fp, r0, lsl lr │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ adcseq r6, fp, r8, lsr #27 │ │ │ │ │ smlalseq r4, sl, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r0, ror #29 │ │ │ │ │ + sbceq r6, r0, r8, lsl #30 │ │ │ │ │ ldrsbteq r6, [fp], r0 │ │ │ │ │ ldrhteq r6, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, sl, r8, asr #15 │ │ │ │ │ adcseq r6, fp, r8, lsl #28 │ │ │ │ │ @@ -1171774,15 +1171288,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r7, fp, r0, lsl r9 │ │ │ │ │ sbcseq r0, r6, r8, lsr #26 │ │ │ │ │ adcseq r7, fp, r0, asr #17 │ │ │ │ │ ldrhteq ip, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, asr r5 │ │ │ │ │ + sbceq r6, r0, r0, lsl #11 │ │ │ │ │ ldrhteq r7, [fp], r0 │ │ │ │ │ adcseq r7, fp, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, fp, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror r3 │ │ │ │ │ adcseq r7, fp, r8, lsl #19 │ │ │ │ │ @@ -1172668,45 +1172182,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, fp, r8, lsr r7 │ │ │ │ │ umlalseq r5, fp, r8, pc @ │ │ │ │ │ sbcseq r0, r6, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r2, r8, lsr #5 │ │ │ │ │ adcseq r8, fp, r8, ror #14 │ │ │ │ │ - sbceq r6, r0, r8, asr r5 │ │ │ │ │ + sbceq r6, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ adcseq r8, fp, r0, lsl #14 │ │ │ │ │ adcseq r8, fp, r0, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, sl, r8, ror #15 │ │ │ │ │ ldrshteq r6, [fp], r0 │ │ │ │ │ adcseq fp, r2, r8, lsr #5 │ │ │ │ │ umlalseq r8, fp, r0, r7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, pc, r0, asr #23 │ │ │ │ │ + adcseq r4, pc, r0, lsl ip @ │ │ │ │ │ adcseq r8, fp, r0, lsr #15 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq pc, r0, r8, ror #4 │ │ │ │ │ + umlalseq pc, r0, r0, r2 @ │ │ │ │ │ adcseq r8, fp, r8, lsl r7 │ │ │ │ │ ldrhteq r8, [fp], r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ umlalseq r8, fp, r8, r7 │ │ │ │ │ adcseq r7, fp, r0, lsr #30 │ │ │ │ │ adcseq r8, fp, r0, asr #15 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r8, fp, r8, lsr #15 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, fp, r8, asr #16 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, lsl #30 │ │ │ │ │ + sbceq r6, r0, r0, ror #29 │ │ │ │ │ adcseq r8, fp, r0, ror #15 │ │ │ │ │ ldrsbteq r8, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, asr #18 │ │ │ │ │ adcseq r7, fp, r0, lsr #19 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ adcseq r5, fp, r8, asr r5 │ │ │ │ │ @@ -1173041,15 +1172555,15 @@ │ │ │ │ │ umlalseq r9, r2, r8, ip │ │ │ │ │ adcseq r8, fp, r0, lsl sp │ │ │ │ │ adcseq r8, fp, r8, ror #25 │ │ │ │ │ rscseq sp, r9, r8, ror #6 │ │ │ │ │ adcseq r8, fp, r8, asr ip │ │ │ │ │ adcseq r8, fp, r0, lsr sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, ror #13 │ │ │ │ │ + adcseq r4, r2, r0, asr #13 │ │ │ │ │ adcseq r8, fp, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, fp, r0, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, fp, r0, lsl #26 │ │ │ │ │ adcseq r8, fp, r0, asr sp │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @@ -1173366,24 +1172880,14 @@ │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ tsteq sp, r0, lsl #22 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, lsr #22 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r8, r8, lsl r8 │ │ │ │ │ - cmpeq r2, r0, asr #24 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, lsl ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ │ cmpeq ip, r0, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1173396,14 +1172900,24 @@ │ │ │ │ │ rscseq r4, fp, r0, ror sl │ │ │ │ │ cmpeq r3, r0, ror r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r4, r7, r0, lsr #22 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r8, r8, lsl r8 │ │ │ │ │ + cmpeq r2, r0, asr #24 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ ldrsbteq r7, [fp], #208 @ 0xd0 │ │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1173586,29 +1173100,29 @@ │ │ │ │ │ @ instruction: 0x010d5890 │ │ │ │ │ cmpeq r4, r0, lsr #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sp, r8, lsl pc │ │ │ │ │ + addeq r2, sp, r8, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ │ - tsteq fp, r0, asr #1 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r6, r0, ror sl │ │ │ │ │ + cmneq r0, r8, asr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, ror #30 │ │ │ │ │ + addeq r1, sp, r8, lsl pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r6, r0, ror sl │ │ │ │ │ - cmneq r0, r8, asr #3 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ │ + tsteq fp, r0, asr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1173696,34 +1173210,34 @@ │ │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ │ cmpeq lr, r8, lsr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r0, ror #4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r3, r8, ror #18 │ │ │ │ │ - tsteq r0, r8, ror r8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, asr #17 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ sbcseq ip, r3, r8, ror #3 │ │ │ │ │ tsteq r6, r0, lsr r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r6, r7, r0, ror #4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r3, r8, ror #18 │ │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsl #6 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ sbcseq sp, r3, r8, ror #21 │ │ │ │ │ cmpeq r3, r0, lsl #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1173836,29 +1173350,29 @@ │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, lsr #11 │ │ │ │ │ + addeq r3, sp, r8, asr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - strdeq r0, [r1, #-176] @ 0xffffff50 │ │ │ │ │ - tsteq r5, r8, lsr #27 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + @ instruction: 0x011d3890 │ │ │ │ │ + cmpeq r7, r8, asr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, asr #32 │ │ │ │ │ + rsbseq r7, r7, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - @ instruction: 0x011d3890 │ │ │ │ │ - cmpeq r7, r8, asr #14 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + strdeq r0, [r1, #-176] @ 0xffffff50 │ │ │ │ │ + tsteq r5, r8, lsr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, lsr ip │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1173886,14 +1173400,24 @@ │ │ │ │ │ rsceq ip, r8, r8, asr #28 │ │ │ │ │ cmpeq sp, r0, ror r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r8, lsl #25 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + smlabbeq sp, r0, pc, r5 @ │ │ │ │ │ + cmpeq r7, r8, lsr #23 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ adcseq r7, pc, r8, lsr #20 │ │ │ │ │ ldrsbeq r2, [ip, #-216] @ 0xffffff28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1173906,29 +1173430,29 @@ │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ tsteq sp, r8, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x00774d98 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - sbcseq ip, r3, r0, lsr fp │ │ │ │ │ - strdeq pc, [ip, -r0] │ │ │ │ │ + ldrsbteq r5, [r7], #-88 @ 0xffffffa8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq r6, r0, lsr lr │ │ │ │ │ + tsteq lr, r8, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - smlabbeq sp, r0, pc, r5 @ │ │ │ │ │ - cmpeq r7, r8, lsr #23 │ │ │ │ │ + @ instruction: 0x00774d98 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + sbcseq ip, r3, r0, lsr fp │ │ │ │ │ + strdeq pc, [ip, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, ror #9 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1173936,24 +1173460,14 @@ │ │ │ │ │ adcseq r6, pc, r8, lsr #23 │ │ │ │ │ tsteq r9, r0, ror #15 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r5, [r7], #-88 @ 0xffffffa8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq r6, r0, lsr lr │ │ │ │ │ - tsteq lr, r8, lsr #2 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsl #5 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @ instruction: 0x01540398 │ │ │ │ │ @ instruction: 0x015a8490 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1174196,34 +1173710,34 @@ │ │ │ │ │ rsceq lr, r8, r8, lsr #23 │ │ │ │ │ cmpeq r6, r0, ror r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r4, [r7], #-200 @ 0xffffff38 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rscseq r2, fp, r0, asr #2 │ │ │ │ │ - cmpeq r2, r0, ror #26 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, sp, r0, ror #28 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ cmpeq r4, r8, ror #6 │ │ │ │ │ @ instruction: 0x011b99d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq r4, [r7], #-200 @ 0xffffff38 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rscseq r2, fp, r0, asr #2 │ │ │ │ │ + cmpeq r2, r0, ror #26 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r3, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ │ cmpeq r6, r8, ror pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1174422,15 +1173936,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, fp, r8, lsr #5 │ │ │ │ │ adcseq ip, r3, r0, lsl #6 │ │ │ │ │ adcseq sl, fp, r8, asr #5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq sl, fp, r8, asr #8 │ │ │ │ │ - sbceq r6, r0, r8, lsl #30 │ │ │ │ │ + sbceq r6, r0, r0, ror #29 │ │ │ │ │ adcseq r8, fp, r8, lsr fp │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ adcseq r4, fp, r0, lsl #30 │ │ │ │ │ ldrshteq r2, [sl], #128 @ 0x80 │ │ │ │ │ adcseq sl, fp, r8, ror #5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1174561,15 +1174075,15 @@ │ │ │ │ │ adcseq ip, r3, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ ldrshteq sl, [fp], r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrshteq r0, [r1], r8 │ │ │ │ │ + ldrsbteq r0, [r1], r0 │ │ │ │ │ adcseq sl, fp, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ adcseq sl, fp, r0, lsl r5 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, ror #28 │ │ │ │ │ @@ -1174651,15 +1174165,15 @@ │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq sl, fp, r8, lsr r6 │ │ │ │ │ adcseq ip, r3, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [fp], r0 │ │ │ │ │ - adceq r3, pc, r0, ror r8 @ │ │ │ │ │ + adceq r3, pc, r8, ror #17 │ │ │ │ │ rscseq lr, sl, r0, asr ip │ │ │ │ │ adcseq sl, fp, r8, asr r6 │ │ │ │ │ rscseq sl, r9, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r8, [fp], r8 │ │ │ │ │ adcseq sl, fp, r8, asr r9 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -1174904,15 +1174418,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ adcseq sl, fp, r0, ror r6 │ │ │ │ │ adcseq sl, fp, r8, lsr #20 │ │ │ │ │ adcseq sl, fp, r0, asr sl │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq sl, fp, r8, asr sl │ │ │ │ │ - sbceq r6, r0, r0, ror #29 │ │ │ │ │ + sbceq r6, r0, r8, lsl #30 │ │ │ │ │ adcseq sl, fp, r0, asr #20 │ │ │ │ │ adcseq sl, fp, r0, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq ip, sl, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1175513,15 +1175027,15 @@ │ │ │ │ │ rscseq sl, r9, r8, asr #27 │ │ │ │ │ umlalseq r2, fp, r8, r9 │ │ │ │ │ ldrhteq r8, [r2], r8 │ │ │ │ │ adcseq fp, fp, r8, ror #6 │ │ │ │ │ rscseq r4, sl, r0, ror fp │ │ │ │ │ ldrsbteq fp, [fp], r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrsbteq r0, [r1], r0 │ │ │ │ │ + ldrshteq r0, [r1], r8 │ │ │ │ │ adcseq sl, fp, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [fp], r0 │ │ │ │ │ ldrhteq r6, [fp], r8 │ │ │ │ │ ldrhteq r8, [r2], r8 │ │ │ │ │ adcseq fp, fp, r0, lsl #8 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ @@ -1175608,15 +1175122,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, fp, r0, lsl r5 │ │ │ │ │ adcseq fp, fp, r8, asr #10 │ │ │ │ │ ldrsheq r0, [r6], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror #26 │ │ │ │ │ adcseq fp, fp, r8, ror #9 │ │ │ │ │ - adcseq r4, pc, r0, asr #23 │ │ │ │ │ + adcseq r4, pc, r0, lsl ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, fp, r8, ror r0 │ │ │ │ │ adcseq fp, fp, r8, ror #10 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq fp, fp, r8, asr r5 │ │ │ │ │ ldrshteq ip, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1176871,15 +1176385,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq fp, pc, r8, r6 @ │ │ │ │ │ sbceq r9, r7, r5, lsl #9 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, ror #18 │ │ │ │ │ + adcseq ip, pc, r0, asr #18 │ │ │ │ │ sbceq r9, r7, sp, ror #8 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1176917,21 +1176431,21 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008a8cb0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r8, lsl r4 @ │ │ │ │ │ + ldrshteq r4, [pc], r0 │ │ │ │ │ sbceq r9, r7, r5, asr r4 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r2, r0, r8, r1 │ │ │ │ │ + sbceq r2, r0, r0, asr #3 │ │ │ │ │ sbceq r9, r7, r1, asr r0 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1177013,15 +1176527,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, lsl r7 @ │ │ │ │ │ sbceq r8, r7, r9, lsr #30 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r9, [pc], r8 │ │ │ │ │ + adcseq r9, pc, r0, lsr #2 │ │ │ │ │ strheq r8, [r7], #225 @ 0xe1 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1177187,15 +1176701,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, asr r3 @ │ │ │ │ │ smulleq r8, r7, r1, sp │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r2, [r0], #0 │ │ │ │ │ + sbceq r2, r0, r8, lsr #1 │ │ │ │ │ sbceq r9, r7, r5, lsr #8 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1177235,15 +1176749,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ strdeq r1, [pc], r8 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r7, lr, r0, asr #8 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r8, lsl #15 │ │ │ │ │ + ldrhteq fp, [pc], r0 │ │ │ │ │ strdeq r9, [r7], #53 @ 0x35 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, lsl ip @ │ │ │ │ │ ldrdeq r9, [r7], #61 @ 0x3d │ │ │ │ │ @@ -1177964,15 +1177478,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, fp, r0, lsl #21 │ │ │ │ │ adcseq sp, fp, r8, lsr #10 │ │ │ │ │ adcseq sp, fp, r0, asr #20 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq sp, fp, r0, asr #19 │ │ │ │ │ - sbceq r5, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq r5, [r2], #40 @ 0x28 │ │ │ │ │ umlaleq r2, lr, r0, r3 │ │ │ │ │ rscseq pc, sl, r0, lsr sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, lsl lr @ │ │ │ │ │ adcseq sp, fp, r0, ror #20 │ │ │ │ │ adcseq sp, fp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1179610,15 +1179124,15 @@ │ │ │ │ │ adcseq pc, fp, r8, ror #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r1, r0, lsr #18 │ │ │ │ │ adcseq pc, fp, r0, ror #4 │ │ │ │ │ ldrhteq pc, [fp], r8 @ │ │ │ │ │ ldrsbteq sl, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r8, lsl #25 │ │ │ │ │ + strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [fp], r8 @ │ │ │ │ │ adcseq sp, fp, r0, lsl r7 │ │ │ │ │ ldrsheq r0, [r6], #104 @ 0x68 │ │ │ │ │ adcseq pc, fp, r8, lsl r4 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r3, r1, r0, lsl #23 │ │ │ │ │ @@ -1179768,15 +1179282,15 @@ │ │ │ │ │ adcseq pc, fp, r0, ror r6 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, r9, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq fp, r0, r0, asr #13 │ │ │ │ │ + smulleq fp, r0, r8, r6 │ │ │ │ │ adcseq pc, fp, r8, ror #12 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq pc, fp, r8, ror r6 @ │ │ │ │ │ ldrsbteq r8, [r2], r8 │ │ │ │ │ adcseq pc, fp, r0, lsl #13 │ │ │ │ │ adcseq pc, fp, r0, ror #12 │ │ │ │ │ rscseq sp, r9, r8, asr #20 │ │ │ │ │ @@ -1180095,15 +1179609,15 @@ │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq pc, fp, r8, ror #22 │ │ │ │ │ adcseq ip, r3, r8, asr #2 │ │ │ │ │ ldrshteq r0, [ip], r8 │ │ │ │ │ adcseq pc, fp, r8, lsl #22 │ │ │ │ │ umlalseq pc, fp, r0, fp @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r6, r1, r8, asr fp │ │ │ │ │ + adcseq r6, r1, r8, lsr #22 │ │ │ │ │ rsceq r4, r9, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, fp, r8, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, fp, r0, asr r6 @ │ │ │ │ │ @@ -1180236,15 +1179750,15 @@ │ │ │ │ │ umlalseq pc, fp, r0, sp @ │ │ │ │ │ adcseq sp, fp, r8, lsl ip │ │ │ │ │ ldrhteq pc, [fp], r8 @ │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ adcseq pc, fp, r0, lsr #27 │ │ │ │ │ sbcseq r0, r6, r8, lsl #23 │ │ │ │ │ adcseq pc, fp, r8, asr #27 │ │ │ │ │ - sbceq sl, r0, r8, lsl #25 │ │ │ │ │ + strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ adcseq pc, fp, r0, asr #26 │ │ │ │ │ adcseq pc, fp, r0, ror #24 │ │ │ │ │ ldrsbteq pc, [fp], r8 @ │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, ror #28 │ │ │ │ │ adcseq pc, fp, r8, ror #27 │ │ │ │ │ @@ -1180355,15 +1179869,15 @@ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [r2], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ - adcseq r5, r1, r0, asr #2 │ │ │ │ │ + adcseq r5, r1, r0, ror r1 │ │ │ │ │ adcseq pc, fp, r8, ror #26 │ │ │ │ │ ldrhteq pc, [fp], r0 @ │ │ │ │ │ adcseq pc, fp, r8, lsr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ adcseq pc, fp, r0, asr #31 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -1180398,15 +1179912,15 @@ │ │ │ │ │ sbcseq ip, r6, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq pc, [fp], r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r0, ip, r8, asr #32 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r0, ip, r0, lsr #32 │ │ │ │ │ - sbceq fp, r0, r0, asr #13 │ │ │ │ │ + smulleq fp, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [fp], #8 │ │ │ │ │ adcseq r0, ip, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, ip, r8, rrx │ │ │ │ │ ldrshteq pc, [fp], r0 @ │ │ │ │ │ adcseq r0, ip, r0, ror r0 │ │ │ │ │ @@ -1180721,15 +1180235,15 @@ │ │ │ │ │ adcseq fp, r4, r8, lsl #14 │ │ │ │ │ adcseq r0, ip, r8, lsr #10 │ │ │ │ │ adcseq ip, r3, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq r0, ip, r8, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ - umlaleq r7, sp, r0, r8 │ │ │ │ │ + strhteq r7, [sp], r0 │ │ │ │ │ rscseq r8, fp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ ldrbtmi fp, [r8], -fp, lsl #30 │ │ │ │ │ adcseq r0, ip, r0, ror r5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1180859,15 +1180373,15 @@ │ │ │ │ │ adcseq r9, r2, r8, asr #25 │ │ │ │ │ adcseq r0, ip, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, ip, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, ip, r0, lsl #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r2, r2, r8, asr r7 │ │ │ │ │ + adcseq r2, r2, r8, ror r7 │ │ │ │ │ ldrshteq r0, [ip], r0 │ │ │ │ │ umlalseq r0, ip, r8, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, fp, r8, lsl #4 │ │ │ │ │ adcseq r8, r2, r8, lsr pc │ │ │ │ │ adcseq r0, ip, r0, lsr #15 │ │ │ │ │ rscseq r1, sl, r8, lsr #20 │ │ │ │ │ @@ -1181079,15 +1180593,15 @@ │ │ │ │ │ rscseq r0, fp, r0, asr #3 │ │ │ │ │ adcseq lr, r6, r0, lsr #11 │ │ │ │ │ rscseq r0, fp, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, ror #3 │ │ │ │ │ adcseq sp, r1, r0, lsl #10 │ │ │ │ │ adcseq r0, ip, r0, lsr r6 │ │ │ │ │ - ldrshteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, lsl sp │ │ │ │ │ rscseq r8, fp, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r2, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r4, r8, lsl #14 │ │ │ │ │ @@ -1181125,15 +1180639,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq ip, ip, r0, lsr #8 │ │ │ │ │ adcseq r0, ip, r8, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq r0, ip, r8, lsl #24 │ │ │ │ │ - adceq r8, sp, r0, asr #18 │ │ │ │ │ + adceq r8, sp, r0, asr r9 │ │ │ │ │ rscseq r1, fp, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq sl, r8, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsr sl │ │ │ │ │ @@ -1181189,15 +1180703,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adcseq r8, sp, r8, lsr #31 │ │ │ │ │ smlaleq r6, r9, r8, r9 │ │ │ │ │ adcseq r0, ip, r8, lsr #25 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r2, r2, r8, r9 @ │ │ │ │ │ + ldrhteq r2, [r2], r8 │ │ │ │ │ adcseq r0, ip, r8, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r8 │ │ │ │ │ adcseq r0, r5, r0, asr #24 │ │ │ │ │ adcseq r0, ip, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1182456,15 +1181970,15 @@ │ │ │ │ │ adcseq r1, ip, r0, asr #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, ip, r8, lsl #1 │ │ │ │ │ rscseq r8, fp, r0, ror #24 │ │ │ │ │ adcseq r2, ip, r0, ror r0 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ adcseq r2, sl, r8, lsl #15 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ adcseq r2, ip, r0, lsl #1 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsl #25 │ │ │ │ │ umlalseq r2, ip, r8, r0 │ │ │ │ │ @@ -1182788,15 +1182302,15 @@ │ │ │ │ │ adcseq r2, ip, r8, ror #13 │ │ │ │ │ adcseq fp, r4, r8, ror #14 │ │ │ │ │ sbcseq r0, r6, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, ip, r0, ror r5 │ │ │ │ │ umlalseq ip, r3, r8, r6 │ │ │ │ │ adcseq sp, r9, r0, lsr #10 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ adcseq r1, r6, r8, ror r9 │ │ │ │ │ adcseq r2, ip, r8, lsl #10 │ │ │ │ │ adcseq ip, r6, r0, ror r1 │ │ │ │ │ rscseq r4, sl, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r2, ip, r8, r2 │ │ │ │ │ adcseq r2, ip, r8, asr #11 │ │ │ │ │ @@ -1183125,15 +1182639,15 @@ │ │ │ │ │ ldrdeq r1, [r1], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ ldrshteq r2, [ip], r0 │ │ │ │ │ ldrhteq r2, [ip], r0 │ │ │ │ │ adcseq r2, ip, r8, ror #21 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r8, r1, r8, lsl #26 │ │ │ │ │ + umlalseq r8, r1, r8, ip │ │ │ │ │ adcseq r2, ip, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r3, r4, r8, lsr #30 │ │ │ │ │ adcseq r2, ip, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1183543,15 +1183057,15 @@ │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ adcseq r3, ip, r0, ror #2 │ │ │ │ │ addseq r8, fp, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ adcseq r3, ip, r8, ror r1 │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ - adcseq r9, r1, r8, asr pc │ │ │ │ │ + adcseq r9, r1, r8, asr #30 │ │ │ │ │ smlalseq r2, sl, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r2, sl, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ adcseq r3, ip, r8, lsr #3 │ │ │ │ │ ldrdeq pc, [r2], r8 @ │ │ │ │ │ @@ -1183561,15 +1183075,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq r7, [r0], r0 │ │ │ │ │ adcseq r3, ip, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [r2], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - adcseq sl, r1, r8, lsr r2 │ │ │ │ │ + adcseq sl, r1, r8, lsr #4 │ │ │ │ │ smlalseq r1, fp, r0, lr │ │ │ │ │ adcseq r3, ip, r8, asr #3 │ │ │ │ │ adcseq r3, ip, r8, ror #1 │ │ │ │ │ ldrsbteq r3, [ip], r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ ldrsbteq r3, [ip], r8 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ @@ -1184636,15 +1184150,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r2], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [fp], #160 @ 0xa0 │ │ │ │ │ adcseq r4, ip, r0, lsl #5 │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ adcseq r4, ip, r8, asr #6 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ ldrsbteq r4, [ip], r8 │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ adcseq r4, ip, r8, asr #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adcseq r4, ip, r0, lsr #5 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ adcseq r4, ip, r8, lsr #5 │ │ │ │ │ @@ -1184767,26 +1184281,26 @@ │ │ │ │ │ sbcseq r0, r6, r8, ror r3 │ │ │ │ │ adceq r7, sp, r8, lsr r1 │ │ │ │ │ rscseq r0, fp, r0, lsl #6 │ │ │ │ │ adcseq r4, ip, r8, ror #8 │ │ │ │ │ rscseq sl, r9, r8, ror #28 │ │ │ │ │ umlalseq r4, ip, r0, r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrsbteq r4, [r5], r0 │ │ │ │ │ + adcseq r4, r5, r0, lsl #26 │ │ │ │ │ ldrshteq r4, [ip], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, ip, r8, lsr #6 │ │ │ │ │ adcseq r4, ip, r8, lsr #9 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ umlalseq r4, ip, r8, r4 │ │ │ │ │ rscseq sl, r9, r8, ror #28 │ │ │ │ │ ldrhteq r4, [ip], r8 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ adcseq lr, sl, r0, lsl #30 │ │ │ │ │ - sbceq lr, r0, r8, ror r8 │ │ │ │ │ + sbceq lr, r0, r0, lsr #17 │ │ │ │ │ adcseq r4, ip, r8, asr #9 │ │ │ │ │ rscseq r3, sl, r8, lsr #15 │ │ │ │ │ ldrsbteq r4, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, ip, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1184945,15 +1184459,15 @@ │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror #3 │ │ │ │ │ adcseq r4, ip, r8, lsr #14 │ │ │ │ │ ldrshteq ip, [r3], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - umlaleq r5, sp, r8, fp │ │ │ │ │ + adceq r5, sp, r0, lsl #22 │ │ │ │ │ smlalseq r8, fp, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, ip, r8, lsl r6 │ │ │ │ │ adcseq r4, ip, r8, lsl #3 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ adcseq r3, ip, r8, ror r6 │ │ │ │ │ rscseq r2, sl, r0, ror #9 │ │ │ │ │ @@ -1186226,15 +1185740,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r0, [r6], #168 @ 0xa8 │ │ │ │ │ adcseq r5, ip, r8, asr fp │ │ │ │ │ addeq sp, r1, r8, asr r0 │ │ │ │ │ adcseq r5, ip, r0, ror #22 │ │ │ │ │ - adcseq r8, pc, r0, lsr #12 │ │ │ │ │ + adcseq r8, pc, r8, asr #12 │ │ │ │ │ adcseq r5, ip, r8, ror fp │ │ │ │ │ adcseq sp, pc, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, ip, r0, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1187021,15 +1186535,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r6, [ip], r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r6, ip, r8, asr #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, ror #22 │ │ │ │ │ + adcseq r4, r2, r8, lsr #23 │ │ │ │ │ umlalseq r6, ip, r0, r5 │ │ │ │ │ ldrsbteq r6, [ip], r8 │ │ │ │ │ rscseq r3, sl, r8, ror #19 │ │ │ │ │ adcseq r6, ip, r0, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, ip, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1187526,15 +1187040,15 @@ │ │ │ │ │ adcseq r6, ip, r8, ror pc │ │ │ │ │ adcseq r9, r2, r8, asr #31 │ │ │ │ │ adcseq r6, ip, r0, lsr #31 │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ adcseq r6, ip, r8, lsr pc │ │ │ │ │ adcseq r9, r2, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r1, r1, r8, r1 @ │ │ │ │ │ + sbceq r1, r1, r0, asr #3 │ │ │ │ │ adcseq r6, ip, r0, asr #31 │ │ │ │ │ sbcseq r0, r6, r8, ror #3 │ │ │ │ │ adcseq r6, ip, r8, asr #31 │ │ │ │ │ adcseq r6, ip, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1187967,15 +1187481,15 @@ │ │ │ │ │ sbcseq ip, r6, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, sl, r8, ror #27 │ │ │ │ │ ldrshteq r1, [r5], r8 │ │ │ │ │ ldrsbteq r7, [ip], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - umlalseq r1, r5, r0, r7 │ │ │ │ │ + adcseq r1, r5, r0, lsr #15 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r7, [ip], r8 │ │ │ │ │ ldrshteq r7, [ip], r8 │ │ │ │ │ adcseq r7, ip, r8, asr #32 │ │ │ │ │ ldrhteq r7, [ip], r0 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ @@ -1188479,15 +1187993,15 @@ │ │ │ │ │ adcseq r7, ip, r8, lsr #28 │ │ │ │ │ rscseq r3, sl, r8, asr #21 │ │ │ │ │ adcseq r7, ip, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, ip, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r0, r0, asr #1 │ │ │ │ │ + adcseq lr, r0, r0, lsl r1 │ │ │ │ │ rscseq r2, fp, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, sl, r0, ror #28 │ │ │ │ │ adcseq r7, ip, r8, lsr #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r7, [ip], r0 │ │ │ │ │ adcseq r6, ip, r0, asr #8 │ │ │ │ │ @@ -1188752,15 +1188266,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r9, r0, lsl #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r0, lsl r1 │ │ │ │ │ adcseq r8, ip, r8, asr #4 │ │ │ │ │ - smulleq r1, r1, r8, r1 @ │ │ │ │ │ + sbceq r1, r1, r0, asr #3 │ │ │ │ │ adcseq r8, ip, r8, asr #5 │ │ │ │ │ adcseq ip, r3, r0, asr r8 │ │ │ │ │ ldrhteq r8, [ip], r0 │ │ │ │ │ rsceq r6, r9, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r9, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1188806,15 +1188320,15 @@ │ │ │ │ │ ldrhteq r8, [ip], r0 │ │ │ │ │ adcseq r8, ip, r0, lsl #7 │ │ │ │ │ ldrhteq r2, [r5], r8 │ │ │ │ │ rscseq r0, fp, r0, asr #13 │ │ │ │ │ adcseq r8, ip, r8, lsr #7 │ │ │ │ │ rscseq r0, fp, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ adcseq r8, ip, r8, lsr #8 │ │ │ │ │ adcseq r8, ip, r0, lsr #7 │ │ │ │ │ ldrsbteq r8, [ip], r0 │ │ │ │ │ sbceq r9, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1188847,15 +1188361,15 @@ │ │ │ │ │ rscseq r0, fp, r8, ror #13 │ │ │ │ │ adcseq r8, ip, r0, asr #8 │ │ │ │ │ rscseq r0, fp, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr sl │ │ │ │ │ adcseq r8, ip, r8, ror #8 │ │ │ │ │ adcseq r8, ip, r8, lsr r4 │ │ │ │ │ - adcseq r5, r2, r0, asr #30 │ │ │ │ │ + adcseq r5, r2, r0, ror #29 │ │ │ │ │ rscseq r0, fp, r0, lsl r7 │ │ │ │ │ adcseq r8, ip, r0, ror #8 │ │ │ │ │ rscseq r0, fp, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r4], #0 │ │ │ │ │ ldrhteq r8, [ip], r8 │ │ │ │ │ adcseq r8, ip, r8, asr r4 │ │ │ │ │ @@ -1188913,15 +1188427,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r8, asr r5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r8, r1, r8, lsl r8 │ │ │ │ │ + adcseq r8, r1, r8, lsr r8 │ │ │ │ │ adcseq r8, ip, r0, ror #7 │ │ │ │ │ adcseq r8, ip, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r0, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1189008,15 +1188522,15 @@ │ │ │ │ │ adcseq r8, ip, r0, asr #13 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r0], #88 @ 0x58 │ │ │ │ │ ldrsbteq r8, [ip], r0 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ adcseq r8, ip, r0, ror #13 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrshteq r8, [ip], r0 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1189191,15 +1188705,15 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r0, ror #16 │ │ │ │ │ ldrhteq r8, [ip], r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq r8, ip, r8, r9 │ │ │ │ │ rscseq sl, r9, r8, lsl lr │ │ │ │ │ - strhteq r3, [ip], r8 │ │ │ │ │ + ldrdeq r3, [ip], r8 @ │ │ │ │ │ adcseq r8, ip, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r0, ror #16 │ │ │ │ │ ldrsbteq r8, [ip], r0 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ @@ -1190309,15 +1189823,15 @@ │ │ │ │ │ adcseq r9, ip, r0, ror #18 │ │ │ │ │ adcseq r9, ip, r8, lsl fp │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r3], #128 @ 0x80 │ │ │ │ │ adcseq r9, ip, r8, lsr #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r2, r0, lsr r7 │ │ │ │ │ + adcseq r5, r2, r8, asr r7 │ │ │ │ │ adcseq r9, ip, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, ip, r0, lsl fp │ │ │ │ │ adcseq r9, ip, r0, asr fp │ │ │ │ │ adcseq r9, ip, r8, asr r9 │ │ │ │ │ adcseq r9, ip, r8, asr #22 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ @@ -1190734,29 +1190248,29 @@ │ │ │ │ │ rscseq r6, fp, r8, asr r7 │ │ │ │ │ @ instruction: 0x0118b790 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, ror #10 │ │ │ │ │ + ldrsbteq r0, [pc], #-120 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq ip, r0, lsr r5 │ │ │ │ │ - tsteq fp, r0, lsr r4 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + smlatbeq sp, r8, lr, fp │ │ │ │ │ + cmpeq sl, r0, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r0, [pc], #-120 │ │ │ │ │ + addeq r3, sp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - smlatbeq sp, r8, lr, fp │ │ │ │ │ - cmpeq sl, r0, asr #6 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq ip, r0, lsr r5 │ │ │ │ │ + tsteq fp, r0, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00776890 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1190874,19 +1190388,19 @@ │ │ │ │ │ tsteq r5, r8, lsr pc │ │ │ │ │ tsteq sl, r0, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r7, [r7], #-144 @ 0xffffff70 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + ldrshteq r6, [r7], #-200 @ 0xffffff38 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ - smlalbteq r0, r1, r8, r9 │ │ │ │ │ - tsteq fp, r0, lsl #19 │ │ │ │ │ + cmpeq r4, r8, lsr r3 │ │ │ │ │ + ldrsheq r5, [r4, #-232] @ 0xffffff18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1190904,19 +1190418,19 @@ │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r6, [r7], #-200 @ 0xffffff38 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ + ldrhteq r7, [r7], #-144 @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ - cmpeq r4, r8, lsr r3 │ │ │ │ │ - ldrsheq r5, [r4, #-232] @ 0xffffff18 │ │ │ │ │ + smlalbteq r0, r1, r8, r9 │ │ │ │ │ + tsteq fp, r0, lsl #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1190944,29 +1190458,39 @@ │ │ │ │ │ rsceq r5, r9, r0, ror r1 │ │ │ │ │ @ instruction: 0x0111a6f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umulleq r2, sp, r0, pc @ │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + adcseq r8, r4, r8, lsl fp │ │ │ │ │ + ldrheq r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ sbcseq r2, r5, r0, asr r9 │ │ │ │ │ @ instruction: 0x0115feb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r2, sp, r0, pc @ │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - adcseq r8, r4, r8, lsl fp │ │ │ │ │ - ldrheq r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ │ + rsbseq r7, r7, r0, ror #1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrhteq r7, [fp], #192 @ 0xc0 │ │ │ │ │ + cmpeq pc, r8, lsr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1190974,39 +1190498,29 @@ │ │ │ │ │ strdeq r0, [r1, #-200] @ 0xffffff38 │ │ │ │ │ @ instruction: 0x0152d898 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, lsl #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - cmpeq r1, r0, asr #8 │ │ │ │ │ - tsteq sp, r0, asr #22 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, ror r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ cmpeq r6, r8, lsl #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r0, ror #1 │ │ │ │ │ + addeq r3, sp, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrhteq r7, [fp], #192 @ 0xc0 │ │ │ │ │ - cmpeq pc, r8, lsr #27 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + cmpeq r1, r0, asr #8 │ │ │ │ │ + tsteq sp, r0, asr #22 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1191094,29 +1190608,29 @@ │ │ │ │ │ rscseq sl, sl, r8, lsl r5 │ │ │ │ │ cmpeq sl, r8, asr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r8, asr #23 │ │ │ │ │ + addeq r3, sp, r8, asr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r1, r8, ror #18 │ │ │ │ │ - strdeq ip, [ip, -r0] │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + @ instruction: 0x011074d0 │ │ │ │ │ + tsteq lr, r0, ror #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, asr r5 │ │ │ │ │ + rsbseq r4, r7, r8, asr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - @ instruction: 0x011074d0 │ │ │ │ │ - tsteq lr, r0, ror #3 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r1, r8, ror #18 │ │ │ │ │ + strdeq ip, [ip, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1191264,34 +1190778,34 @@ │ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - adcseq r6, pc, r0, ror #22 │ │ │ │ │ - ldrsbeq r4, [r8, #-80] @ 0xffffffb0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [r7], #-168 @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ @ instruction: 0x010d5b90 │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq r2, [sp], r0 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + adcseq r6, pc, r0, ror #22 │ │ │ │ │ + ldrsbeq r4, [r8, #-80] @ 0xffffffb0 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, lsr #22 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ ldrshteq r7, [pc], r8 │ │ │ │ │ cmneq r1, r0, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1191334,29 +1190848,29 @@ │ │ │ │ │ ldrdeq sp, [r8], #184 @ 0xb8 @ │ │ │ │ │ cmpeq r2, r0, lsl #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, lsr r1 │ │ │ │ │ + rsbseq r5, r7, r0, lsr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - rsceq r6, r9, r0, lsl #4 │ │ │ │ │ - cmpeq sl, r0, asr #10 │ │ │ │ │ + smlalseq lr, sl, r8, ip │ │ │ │ │ + tsteq r4, r0, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, lsr sp │ │ │ │ │ + addeq r3, sp, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - smlalseq lr, sl, r8, ip │ │ │ │ │ - tsteq r4, r0, lsr #6 │ │ │ │ │ + rsceq r6, r9, r0, lsl #4 │ │ │ │ │ + cmpeq sl, r0, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, asr #30 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1191394,24 +1190908,14 @@ │ │ │ │ │ tsteq r1, r0, lsr fp │ │ │ │ │ cmpeq ip, r0, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, asr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq pc, r8, lsr r9 @ │ │ │ │ │ - cmpeq r8, r0, asr #18 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r8, asr sl │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ umlalseq sl, r4, r0, r8 │ │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1191424,14 +1190928,24 @@ │ │ │ │ │ tsteq r6, r8, lsr #29 │ │ │ │ │ @ instruction: 0x011afeb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r8, asr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq pc, r8, lsr r9 @ │ │ │ │ │ + cmpeq r8, r0, asr #18 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, ror #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ │ cmpeq pc, r8, asr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1191534,49 +1191048,49 @@ │ │ │ │ │ ldrhteq r6, [pc], r8 │ │ │ │ │ tsteq r2, r8, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r0, [pc], #-64 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - adcseq r8, r4, r8, asr #7 │ │ │ │ │ - adceq r7, lr, r0, ror #6 │ │ │ │ │ - addeq r1, r0, r0, lsr r4 │ │ │ │ │ + rsbseq r0, pc, r8, lsr r9 @ │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + sbcseq ip, r3, r8 │ │ │ │ │ + cmpeq r2, r0, lsl fp │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00777298 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ smlalseq lr, sl, r0, r5 │ │ │ │ │ @ instruction: 0x011907f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, asr r5 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - adcseq r7, pc, r0, lsl #1 │ │ │ │ │ - tsteq sl, r8, asr r8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + ldrshteq r0, [pc], #-64 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + adcseq r8, r4, r8, asr #7 │ │ │ │ │ + adceq r7, lr, r0, asr #7 │ │ │ │ │ + addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r8, lsr r9 @ │ │ │ │ │ + addeq r2, sp, r0, asr r5 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - sbcseq ip, r3, r8 │ │ │ │ │ - cmpeq r2, r0, lsl fp │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + adcseq r7, pc, r0, lsl #1 │ │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1192241,15 +1191755,15 @@ │ │ │ │ │ ldrhteq sl, [r9], #232 @ 0xe8 │ │ │ │ │ adcseq fp, ip, r0, asr r9 │ │ │ │ │ addseq r8, fp, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ adcseq fp, ip, r0, ror #18 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sl, r1, r8, asr #6 │ │ │ │ │ + adcseq sl, r1, r0, lsl #6 │ │ │ │ │ adcseq fp, ip, r0, asr #14 │ │ │ │ │ adcseq fp, ip, r0, lsl r9 │ │ │ │ │ ldrsbteq fp, [ip], r8 │ │ │ │ │ rscseq r3, sl, r8, lsr #23 │ │ │ │ │ adcseq fp, ip, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, ip, r0, ror r9 │ │ │ │ │ @@ -1192896,15 +1192410,15 @@ │ │ │ │ │ umlalseq ip, ip, r8, r3 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, r9, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r2, r8, asr #2 │ │ │ │ │ + sbceq r5, r2, r0, ror r1 │ │ │ │ │ umlalseq ip, ip, r0, r3 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq ip, ip, r0, lsr #7 │ │ │ │ │ adcseq fp, r2, r8, asr #32 │ │ │ │ │ adcseq ip, ip, r8, lsr #7 │ │ │ │ │ adcseq ip, ip, r8, lsl #7 │ │ │ │ │ rscseq r1, sl, r8, lsr #21 │ │ │ │ │ @@ -1193075,15 +1192589,15 @@ │ │ │ │ │ adcseq r9, r2, r8, ror #28 │ │ │ │ │ adcseq ip, ip, r8, asr #12 │ │ │ │ │ ldrshteq ip, [ip], r0 │ │ │ │ │ rscseq r3, sl, r8, lsr #5 │ │ │ │ │ adcseq ip, ip, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, ip, r8, asr r6 │ │ │ │ │ - adceq sp, sp, r0, lsl #6 │ │ │ │ │ + adceq sp, sp, r8, lsr #7 │ │ │ │ │ ldrhteq ip, [ip], r0 │ │ │ │ │ umlalseq ip, ip, r8, r6 @ │ │ │ │ │ adcseq ip, ip, r8, ror #9 │ │ │ │ │ adcseq ip, ip, r0, lsl #13 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1193187,15 +1192701,15 @@ │ │ │ │ │ adcseq ip, ip, r0, lsr #9 │ │ │ │ │ adcseq ip, ip, r8, lsl r8 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq ip, ip, r8, lsl #16 │ │ │ │ │ rscseq r6, sl, r8, lsr r2 │ │ │ │ │ adcseq ip, ip, r8, lsr #16 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq sp, r5, r8, ror #6 │ │ │ │ │ + umlalseq sp, r5, r8, r3 │ │ │ │ │ rscseq sl, sl, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, ip, r8, ror r3 │ │ │ │ │ ldrhteq ip, [ip], r8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq ip, ip, r8, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, asr #17 │ │ │ │ │ @@ -1193364,15 +1192878,15 @@ │ │ │ │ │ ldrsbteq ip, [ip], r8 │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ adcseq ip, ip, r0, asr #21 │ │ │ │ │ sbcseq ip, r6, r8, lsr #24 │ │ │ │ │ adcseq ip, ip, r8, ror #21 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq ip, ip, r8, asr #20 │ │ │ │ │ - sbceq r5, r2, r8, asr #2 │ │ │ │ │ + sbceq r5, r2, r0, ror r1 │ │ │ │ │ ldrshteq ip, [ip], r8 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ umlaleq sp, lr, r8, r5 │ │ │ │ │ sbceq r6, r1, r0, asr #18 │ │ │ │ │ adcseq ip, ip, r8, lsl #22 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1193459,15 +1192973,15 @@ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq ip, ip, r8, asr ip │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ ldrsbteq ip, [ip], r8 │ │ │ │ │ adcseq ip, ip, r8, lsr ip │ │ │ │ │ adcseq ip, ip, r8, ror #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq sp, sp, r8, lsl #9 │ │ │ │ │ + adceq sp, sp, r0, lsr #8 │ │ │ │ │ adcseq ip, ip, r8, lsr #24 │ │ │ │ │ adcseq ip, ip, r8, ror ip │ │ │ │ │ adcseq ip, ip, r0, asr #24 │ │ │ │ │ adcseq ip, ip, r0, lsr #25 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ umlalseq ip, ip, r0, ip @ │ │ │ │ │ strdeq pc, [r2], r8 @ │ │ │ │ │ @@ -1193697,15 +1193211,15 @@ │ │ │ │ │ adcseq lr, ip, r0 │ │ │ │ │ adcseq sp, ip, r0, lsl r0 │ │ │ │ │ adcseq ip, ip, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq ip, [ip], r8 │ │ │ │ │ - adcseq r2, r5, r0, ror ip │ │ │ │ │ + umlalseq r2, r5, r0, ip │ │ │ │ │ rscseq r5, fp, r8, lsr r2 │ │ │ │ │ adcseq sp, ip, r0, lsr r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq lr, [r0], r0 │ │ │ │ │ adcseq ip, ip, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @@ -1194044,15 +1193558,15 @@ │ │ │ │ │ adcseq sp, ip, r8, ror r5 │ │ │ │ │ ldrsbteq sl, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, ror #28 │ │ │ │ │ adcseq sp, ip, r8, lsl #11 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ adceq sp, lr, r8, lsr #13 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ adcseq r4, r8, r8, ror pc │ │ │ │ │ rscseq r8, fp, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq ip, ip, r0, ror pc │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ adcseq r8, ip, r8, ror ip │ │ │ │ │ @@ -1194194,15 +1193708,15 @@ │ │ │ │ │ ldrsbteq sp, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, ip, r0, asr #8 │ │ │ │ │ ldrheq r7, [r4], #8 │ │ │ │ │ adceq sp, lr, r0, ror r7 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ ldrshteq sp, [ip], r8 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ adcseq sp, ip, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ adcseq ip, ip, r8, lsr r2 │ │ │ │ │ @@ -1194816,17 +1194330,17 @@ │ │ │ │ │ adcseq r3, ip, r8, lsr #21 │ │ │ │ │ adcseq r9, r2, r8, ror #7 │ │ │ │ │ adcseq lr, ip, r8, asr #3 │ │ │ │ │ adcseq lr, ip, r8, rrx │ │ │ │ │ umlalseq lr, ip, r8, r1 │ │ │ │ │ addeq r7, r1, r8, lsr #1 │ │ │ │ │ adcseq lr, ip, r0, asr #3 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ umlalseq ip, ip, r0, r1 @ │ │ │ │ │ adcseq r9, r2, r8, ror #7 │ │ │ │ │ ldrhteq lr, [ip], r8 │ │ │ │ │ ldrhteq r6, [sl], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1194871,15 +1194385,15 @@ │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ adcseq lr, ip, r8, ror #4 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ adcseq lr, ip, r0, ror r2 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ adcseq lr, ip, r0, lsl #5 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - adcseq r8, r0, r0, asr #30 │ │ │ │ │ + adcseq r8, r0, r0, lsr #30 │ │ │ │ │ rscseq r1, fp, r0, asr r8 │ │ │ │ │ adcseq lr, ip, r8, lsl #5 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ umlalseq lr, ip, r8, r2 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ │ orrcc r0, r0, #1 │ │ │ │ │ @@ -1195811,15 +1195325,15 @@ │ │ │ │ │ ldrhteq pc, [ip], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq pc, ip, r8, lsr #2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r2, r0, asr #7 │ │ │ │ │ + adcseq r5, r2, r0, ror #7 │ │ │ │ │ adcseq lr, ip, r0, asr #30 │ │ │ │ │ adcseq pc, ip, r8, lsr r1 @ │ │ │ │ │ adcseq pc, ip, r0, lsl #2 │ │ │ │ │ ldrhteq pc, [ip], r8 @ │ │ │ │ │ rscseq sl, sl, r0, lsr #27 │ │ │ │ │ adcseq pc, ip, r8, asr #2 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @@ -1198562,15 +1198076,15 @@ │ │ │ │ │ adcseq r3, sp, r0, ror #22 │ │ │ │ │ strheq r8, [r1], #72 @ 0x48 │ │ │ │ │ adcseq r1, sp, r8, lsl ip │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ adcseq r1, sp, r0, lsl #24 │ │ │ │ │ rscseq sp, sl, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r8, ror #3 │ │ │ │ │ + sbceq r5, r0, r0, lsl r2 │ │ │ │ │ adcseq r1, sp, r0, lsr ip │ │ │ │ │ adcseq r1, sp, r0, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #7 │ │ │ │ │ adcseq r1, sp, r8, asr #24 │ │ │ │ │ @@ -1198854,30 +1198368,30 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, sp, r0, asr r0 │ │ │ │ │ ldrshteq r1, [sp], r0 │ │ │ │ │ umlalseq r2, sp, r0, r0 │ │ │ │ │ ldrhteq r2, [sp], r0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrhteq r2, [sp], r8 │ │ │ │ │ - sbceq r5, r0, r8, ror #3 │ │ │ │ │ + sbceq r5, r0, r0, lsl r2 │ │ │ │ │ adcseq r2, sp, r0, lsr #1 │ │ │ │ │ adcseq r2, sp, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r8, asr r4 │ │ │ │ │ ldrsbteq r2, [sp], r0 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ adcseq r1, sp, r8, ror pc │ │ │ │ │ adcseq r2, sp, r0, asr #1 │ │ │ │ │ ldrshteq r2, [sp], r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, sl, r8, ror #20 │ │ │ │ │ - adcseq sp, r0, r8, lsl #24 │ │ │ │ │ + adcseq sp, r0, r0, lsr ip │ │ │ │ │ adcseq r2, sp, r8, lsr #1 │ │ │ │ │ adcseq r2, sp, r8, ror #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrshteq r2, [sp], r8 │ │ │ │ │ sbcseq ip, r6, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r6, r8, ror #7 │ │ │ │ │ @@ -1199317,15 +1198831,15 @@ │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adcseq r2, sp, r0, ror #15 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq r2, sp, r8, ror #15 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ adcseq r2, sp, r0, lsr #16 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ - umlalseq lr, r4, r0, r0 │ │ │ │ │ + adcseq lr, r4, r0, lsl #1 │ │ │ │ │ rscseq r1, fp, r8, ror #18 │ │ │ │ │ adcseq r2, sp, r8, lsl #16 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ adcseq r2, sp, r0, lsl r8 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ @@ -1199442,15 +1198956,15 @@ │ │ │ │ │ ldrshteq r3, [r2], r8 │ │ │ │ │ adcseq r2, sp, r0, lsl #16 │ │ │ │ │ adcseq r2, sp, r8, ror #19 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r2, sp, r0, ror #19 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r2, r8, asr #27 │ │ │ │ │ + strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ ldrshteq r2, [sp], r0 │ │ │ │ │ ldrsbteq r2, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r2, sp, r8, lsl #23 │ │ │ │ │ @@ -1199591,15 +1199105,15 @@ │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ adcseq r2, sp, r8, lsr #24 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ adcseq r2, sp, r8, ror sp │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r2, sp, r8, lsr ip │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq sl, r6, r0, asr ip │ │ │ │ │ + adcseq sl, r6, r0, lsl #25 │ │ │ │ │ rscseq sl, sl, r8, ror #6 │ │ │ │ │ adcseq r2, sp, r8, asr #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, sp, r0, lsr ip │ │ │ │ │ adcseq r2, sp, r0, asr r6 │ │ │ │ │ adcseq r2, sp, r8, asr ip │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ @@ -1199692,15 +1199206,15 @@ │ │ │ │ │ ldrhteq r2, [sp], r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r2, sp, r0, lsr #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r2, sp, r8, asr #27 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrhteq r2, [sp], r0 │ │ │ │ │ - sbceq pc, r2, r8, asr #27 │ │ │ │ │ + strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ ldrsbteq r2, [sp], r8 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ adcseq r2, sp, r0, ror #27 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ adcseq r2, sp, r8, ror #27 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ ldrshteq r2, [sp], r0 │ │ │ │ │ @@ -1199717,15 +1199231,15 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r2, sp, r0, lsr #28 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ adcseq r2, sp, r0, lsr lr │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r6, r6, r8, lsl #13 │ │ │ │ │ + adcseq r6, r6, r8, lsr #12 │ │ │ │ │ rscseq lr, sl, r0, ror r7 │ │ │ │ │ adcseq r2, sp, r0, asr #28 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r4, sp, r0, asr #13 │ │ │ │ │ umlalseq r2, sp, r0, fp │ │ │ │ │ @@ -1200383,15 +1199897,15 @@ │ │ │ │ │ svcgt 0x00fffffd │ │ │ │ │ adcseq r3, sp, r8, lsl #17 │ │ │ │ │ svcgt 0x00fffffc │ │ │ │ │ umlalseq r3, sp, r0, r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ adcseq r3, sp, r0, lsr #17 │ │ │ │ │ svcgt 0x00fffffe │ │ │ │ │ - adceq r5, sp, r0, lsr fp │ │ │ │ │ + strdeq r5, [sp], r0 @ │ │ │ │ │ rscseq r5, fp, r8, asr #7 │ │ │ │ │ adcseq r3, sp, r8, lsr #17 │ │ │ │ │ svcgt 0x00fffffd │ │ │ │ │ ldrhteq r3, [sp], r0 │ │ │ │ │ svcgt 0x00fffffc │ │ │ │ │ adcseq r3, sp, r8, asr #17 │ │ │ │ │ svcgt 0x00fffffb │ │ │ │ │ @@ -1201753,15 +1201267,15 @@ │ │ │ │ │ adcseq r4, sp, r8, lsr #25 │ │ │ │ │ ldrshteq r2, [sl], r0 │ │ │ │ │ strheq r0, [r3], #152 @ 0x98 │ │ │ │ │ adcseq r4, sp, r0, ror #27 │ │ │ │ │ rscseq r6, sl, r0, lsr #7 │ │ │ │ │ adcseq r4, sp, r0, lsr #28 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ - adceq r7, r4, r8, lsl r0 │ │ │ │ │ + adceq r7, r4, r0, asr #1 │ │ │ │ │ rscseq pc, sl, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, sp, r8, lsr #25 │ │ │ │ │ adcseq r4, sp, r8, lsl lr │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ adcseq r4, sp, r8, lsl #28 │ │ │ │ │ rscseq r6, sl, r0, lsr #7 │ │ │ │ │ @@ -1202119,15 +1201633,15 @@ │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ umlalseq r8, sp, r0, r8 │ │ │ │ │ sbceq r8, r1, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - strdeq r6, [r4], r8 @ │ │ │ │ │ + adceq r1, r4, r8, lsl #1 │ │ │ │ │ smlalseq r1, fp, r0, r9 │ │ │ │ │ adcseq r5, sp, r8, asr #7 │ │ │ │ │ umlalseq r5, sp, r0, r3 │ │ │ │ │ adcseq r5, sp, r8, lsl r4 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ adcseq r5, sp, r8, ror #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -1202158,15 +1201672,15 @@ │ │ │ │ │ ldrhteq r5, [sp], r8 │ │ │ │ │ adcseq r5, sp, r8, ror r3 │ │ │ │ │ umlalseq r9, r6, r8, r1 │ │ │ │ │ rscseq r8, fp, r0, asr #28 │ │ │ │ │ adcseq r5, sp, r0, asr r4 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ adcseq r7, sl, r0, lsr #28 │ │ │ │ │ - strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ + sbceq r2, r3, r8, asr #17 │ │ │ │ │ adcseq r5, sp, r0, ror #8 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ adcseq r9, r8, r0, lsr sl │ │ │ │ │ ldrsbeq sl, [r4], #0 │ │ │ │ │ adcseq r5, sp, r0, ror r4 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1202218,23 +1201732,23 @@ │ │ │ │ │ adcseq r5, sp, r0, lsr r5 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r5, sp, r8, asr r4 │ │ │ │ │ ldrsbeq sl, [r4], #0 │ │ │ │ │ adcseq r5, sp, r0, asr #10 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ adcseq r5, sp, r8, asr #8 │ │ │ │ │ - strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ + sbceq r2, r3, r8, asr #17 │ │ │ │ │ adcseq r5, sp, r0, asr r5 │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r5, sp, r0, ror #10 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r0, r8, ror sp @ │ │ │ │ │ + sbceq pc, r0, r0, asr sp @ │ │ │ │ │ adcseq r5, sp, r0, lsl #11 │ │ │ │ │ adcseq r5, sp, r0, ror r5 │ │ │ │ │ adcseq r5, sp, r8, ror r5 │ │ │ │ │ rscseq r4, sl, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ umlalseq r5, sp, r8, r5 │ │ │ │ │ @@ -1202425,15 +1201939,15 @@ │ │ │ │ │ rscseq pc, sl, r8, ror #28 │ │ │ │ │ adcseq r5, sp, r0, lsl #17 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, sp, r8, ror r8 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r8, asr #16 │ │ │ │ │ - adcseq sl, r1, r0, ror #30 │ │ │ │ │ + umlalseq sl, r1, r0, pc @ │ │ │ │ │ adcseq r5, sp, r0, asr #16 │ │ │ │ │ umlalseq r5, sp, r0, r8 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ adcseq r7, sl, r8, lsr #23 │ │ │ │ │ sbceq r0, r3, r8, lsl r9 │ │ │ │ │ adcseq r5, sp, r0, lsr #17 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ @@ -1202455,15 +1201969,15 @@ │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r6, sl, r8, lsl r9 │ │ │ │ │ adcseq r5, sp, r8, lsl #17 │ │ │ │ │ sbceq r0, r3, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, sp, r0, lsr #2 │ │ │ │ │ - adcseq r9, r0, r0, asr #32 │ │ │ │ │ + adcseq r9, r0, r0, lsr r0 │ │ │ │ │ rscseq r1, fp, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, sp, r0, lsl #22 │ │ │ │ │ adcseq r5, sp, r0, lsl r9 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r6, sl, r8, lsl r9 │ │ │ │ │ @@ -1202605,15 +1202119,15 @@ │ │ │ │ │ adcseq r5, sp, r0, lsr #22 │ │ │ │ │ adcseq r5, sp, r0, lsr fp │ │ │ │ │ adcseq r5, sp, r0, lsl fp │ │ │ │ │ adcseq r5, sp, r8, lsr fp │ │ │ │ │ adcseq r5, sp, r8, lsr #19 │ │ │ │ │ adcseq r5, sp, r8, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r5, r8, ror lr │ │ │ │ │ + adcseq r0, r5, r8, lsl #29 │ │ │ │ │ smlalseq pc, sl, r0, lr @ │ │ │ │ │ adcseq r5, sp, r0, ror #22 │ │ │ │ │ addeq r5, r1, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, sp, r0, ror #18 │ │ │ │ │ adcseq r5, sp, r0, asr #22 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ @@ -1203252,15 +1202766,15 @@ │ │ │ │ │ adcseq r6, sp, r8, ror r5 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ adcseq r6, sp, r0, ror #10 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ adcseq r6, sp, r8, ror #10 │ │ │ │ │ smlalseq r5, fp, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ umlalseq r6, sp, r8, r5 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ umlalseq r6, sp, r0, r5 │ │ │ │ │ @@ -1203828,30 +1203342,30 @@ │ │ │ │ │ adcseq r6, sp, r8, asr lr │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq r6, sp, r0, ror #28 │ │ │ │ │ rscseq r5, fp, r0, ror #9 │ │ │ │ │ adcseq r6, sp, r8, ror #28 │ │ │ │ │ rscseq r5, fp, r8, lsl #10 │ │ │ │ │ adcseq r6, sp, r0, ror lr │ │ │ │ │ - sbceq r0, r2, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, lsr r5 │ │ │ │ │ adcseq r6, sp, r0, lsl #29 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r6, sp, r8, lsr lr │ │ │ │ │ adcseq r2, r4, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r7, r8, r0, asr #23 │ │ │ │ │ adcseq r6, sp, r8, lsr #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r6, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr pc │ │ │ │ │ - adcseq r5, r6, r0, lsl #24 │ │ │ │ │ + ldrsbteq r5, [r6], r0 │ │ │ │ │ adcseq r6, sp, r8, asr #28 │ │ │ │ │ ldrhteq r6, [sp], r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r6, sp, r0, ror #29 │ │ │ │ │ ldrhteq r6, [sp], r0 │ │ │ │ │ @@ -1204157,15 +1203671,15 @@ │ │ │ │ │ sbceq ip, r2, r8, lsl #25 │ │ │ │ │ adcseq r7, sp, r0, lsl #7 │ │ │ │ │ adcseq r7, sp, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - adcseq lr, r4, r8, lsl #4 │ │ │ │ │ + adcseq lr, r4, r8, lsr #4 │ │ │ │ │ rscseq pc, sl, r8, asr pc @ │ │ │ │ │ adcseq r7, sp, r0, lsr #7 │ │ │ │ │ adcseq r7, sp, r8, asr r3 │ │ │ │ │ adcseq r7, sp, r8, lsr #7 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @@ -1204331,15 +1203845,15 @@ │ │ │ │ │ ldrshteq r7, [sp], r8 │ │ │ │ │ adcseq r7, sp, r8, lsr r6 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r7, sp, r0, asr fp │ │ │ │ │ adcseq r7, sp, r0, lsr r6 │ │ │ │ │ - adcseq r1, r5, r0, asr #2 │ │ │ │ │ + adcseq r1, r5, r0, lsr r1 │ │ │ │ │ rscseq r1, fp, r8, asr #22 │ │ │ │ │ adcseq r7, sp, r8, ror #12 │ │ │ │ │ rscseq r8, fp, r0, asr sp │ │ │ │ │ adcseq r7, sp, r0, ror #12 │ │ │ │ │ adcseq r7, sp, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r6, r8, lsr #29 │ │ │ │ │ @@ -1204391,15 +1203905,15 @@ │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsl #10 │ │ │ │ │ adcseq r7, sp, r0, lsr r7 │ │ │ │ │ rscseq r8, fp, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, sp, r8, lsl r7 │ │ │ │ │ - adceq r6, sp, r0, asr #19 │ │ │ │ │ + strhteq r6, [sp], r0 │ │ │ │ │ rscseq pc, sl, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, sp, r8, lsr #14 │ │ │ │ │ adcseq r7, sp, r0, asr r7 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, lsr r5 │ │ │ │ │ @@ -1204707,15 +1204221,15 @@ │ │ │ │ │ rscseq r1, fp, r0, lsr #7 │ │ │ │ │ adcseq r7, sp, r0, lsr ip │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq r7, sp, r8, lsr #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr #2 │ │ │ │ │ - adceq r6, pc, r0, lsr #31 │ │ │ │ │ + ldrdeq r6, [pc], r0 @ │ │ │ │ │ adcseq r7, sp, r8, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r7, sp, r0, asr ip │ │ │ │ │ adcseq r7, sp, r0, lsl ip │ │ │ │ │ adcseq r7, sp, r8, asr #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -1205313,15 +1204827,15 @@ │ │ │ │ │ sbceq r7, r0, r0, ror #19 │ │ │ │ │ umlalseq r8, sp, r0, r5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r8, sp, r0, lsr #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrshteq r3, [r2], r8 │ │ │ │ │ + adcseq r3, r2, r8, lsl r6 │ │ │ │ │ adcseq r8, sp, r0, lsr r4 │ │ │ │ │ adcseq r8, sp, r0, ror r5 │ │ │ │ │ adcseq r8, sp, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, lsl #11 │ │ │ │ │ adcseq r8, sp, r0, asr #11 │ │ │ │ │ rscseq r8, fp, r0, lsl #11 │ │ │ │ │ @@ -1205776,15 +1205290,15 @@ │ │ │ │ │ adcseq r8, sp, r8, asr #25 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ ldrsbteq r8, [sp], r0 │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ adcseq r8, sp, r0, lsl #26 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r6, [r0], #0 │ │ │ │ │ + strdeq r6, [r0], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrshteq r8, [sp], r0 │ │ │ │ │ ldrsbteq r8, [sp], r8 │ │ │ │ │ ldrshteq r8, [sp], r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1206132,26 +1205646,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sp, r8, lsl #4 │ │ │ │ │ adcseq r9, sp, r8, lsr #2 │ │ │ │ │ adcseq r9, sp, r0, asr #4 │ │ │ │ │ adcseq r9, sp, r8, ror #4 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r9, sp, r0, ror r2 │ │ │ │ │ - ldrdeq r6, [r0], #0 │ │ │ │ │ + strdeq r6, [r0], #8 │ │ │ │ │ adcseq r9, sp, r8, asr r2 │ │ │ │ │ adcseq r9, sp, r8, asr #3 │ │ │ │ │ adcseq r9, sp, r8, ror #6 │ │ │ │ │ adcseq r9, sp, r8, asr r0 │ │ │ │ │ adcseq r9, sp, r8, lsl #5 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ umlalseq r9, sp, r8, r2 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq lr, r0, r8, lsl #26 │ │ │ │ │ + adcseq lr, r0, r0, lsr sp │ │ │ │ │ adcseq r9, sp, r0, ror #4 │ │ │ │ │ adcseq r9, sp, r8, lsr #5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ umlalseq r9, sp, r0, r2 │ │ │ │ │ adcseq r8, sp, r8, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ @@ -1207296,19 +1206810,19 @@ │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ @ instruction: 0x011c6d98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r6, [r7], #-56 @ 0xffffffc8 │ │ │ │ │ + rsbseq r6, r7, r8, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r8, lsr #20 │ │ │ │ │ - ldrsbeq r1, [r4, #-240] @ 0xffffff10 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq ip, r3, r8, ror #30 │ │ │ │ │ + tsteq r0, r0, lsr #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1207316,29 +1206830,29 @@ │ │ │ │ │ @ instruction: 0x011076b0 │ │ │ │ │ cmpeq sl, r0, lsl fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d34b0 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ + ldrsbteq r6, [r7], #-56 @ 0xffffffc8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x011b1098 │ │ │ │ │ - cmpeq lr, r8, ror #15 │ │ │ │ │ + cmpeq r1, r8, lsr #20 │ │ │ │ │ + ldrsbeq r1, [r4, #-240] @ 0xffffff10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, asr #29 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq ip, r3, r8, ror #30 │ │ │ │ │ - tsteq r0, r0, lsr #29 │ │ │ │ │ + @ instruction: 0x008d34b0 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x011b1098 │ │ │ │ │ + cmpeq lr, r8, ror #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsr r5 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1207466,29 +1206980,19 @@ │ │ │ │ │ smlatbeq sp, r0, r7, r5 │ │ │ │ │ @ instruction: 0x011e82b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r1, [sp], r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r8, lsr #26 │ │ │ │ │ - @ instruction: 0x01157090 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, ror #17 │ │ │ │ │ + umulleq r3, sp, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x01410890 │ │ │ │ │ - cmpeq r4, r0, asr r6 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + strdeq r3, [lr, -r8] │ │ │ │ │ + ldrsbeq r5, [r9, #-240] @ 0xffffff10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1207506,19 +1207010,29 @@ │ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ │ smlatteq sp, r8, ip, r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r3, sp, r0, r3 │ │ │ │ │ + rsbseq r6, r7, r8, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - strdeq r3, [lr, -r8] │ │ │ │ │ - ldrsbeq r5, [r9, #-240] @ 0xffffff10 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x01410890 │ │ │ │ │ + cmpeq r4, r0, asr r6 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq r1, [sp], r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r1, r8, lsr #26 │ │ │ │ │ + @ instruction: 0x01157090 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1207646,34 +1207160,34 @@ │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ cmpeq lr, r8, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r0, asr lr │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smlabbeq fp, r0, r0, fp │ │ │ │ │ - tsteq pc, r8, ror fp @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsr #32 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r6, r7, r0, asr lr │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smlabbeq fp, r0, r0, fp │ │ │ │ │ + tsteq pc, r8, ror fp @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r6, [r7], #-176 @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1207866,19 +1207380,19 @@ │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r6, [r7], #-192 @ 0xffffff40 │ │ │ │ │ + rsbseq r6, r7, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r3, r8, lsr pc │ │ │ │ │ - ldrsbeq r3, [pc, #-216] @ bdacc4 <__bss_end__@@Base+0x4dd614> │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r1, r8, ror #12 │ │ │ │ │ + cmpeq sp, r8, lsl lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1207886,39 +1207400,39 @@ │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ cmpeq r6, r8, lsr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, lsl #16 │ │ │ │ │ + ldrsbteq r6, [r7], #-192 @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r1, r8, ror #12 │ │ │ │ │ - cmpeq sp, r8, lsl lr │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r3, r8, lsr pc │ │ │ │ │ + ldrsbeq r3, [pc, #-216] @ bdad14 <__bss_end__@@Base+0x4dd664> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, lsr #19 │ │ │ │ │ + addeq r2, sp, r8, ror r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0x010f8398 │ │ │ │ │ - ldrsbeq sp, [sp, #-160] @ 0xffffff60 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + ldrdeq r5, [r8], #112 @ 0x70 @ │ │ │ │ │ + smlabteq lr, r0, pc, r5 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, ror r1 │ │ │ │ │ + rsbseq r5, r7, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - ldrdeq r5, [r8], #112 @ 0x70 @ │ │ │ │ │ - smlabteq lr, r0, pc, r5 @ │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x010f8398 │ │ │ │ │ + ldrsbeq sp, [sp, #-160] @ 0xffffff60 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r7, [r7], #-112 @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1207966,34 +1207480,34 @@ │ │ │ │ │ tsteq fp, r8, lsr pc │ │ │ │ │ @ instruction: 0x011341d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - ldrdeq r0, [r1, #-184] @ 0xffffff48 │ │ │ │ │ - tsteq r5, r8, lsl r8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r0, ror #11 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ adcseq r6, pc, r8, lsr #11 │ │ │ │ │ tsteq lr, r8, lsl #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r6, r7, r8, lsl #25 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + ldrdeq r0, [r1, #-184] @ 0xffffff48 │ │ │ │ │ + tsteq r5, r8, lsl r8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, ror #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ @ instruction: 0x0111ddb8 │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1208088,15 +1207602,15 @@ │ │ │ │ │ ldrshteq fp, [sp], r0 │ │ │ │ │ adcseq fp, sp, r0, ror #1 │ │ │ │ │ adcseq fp, sp, r8, lsl #2 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq fp, sp, r0, lsl #2 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq fp, [sp], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq fp, sp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ blmi 1d1d158 <__bss_end__@@Base+0x161faa8> │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1208105,27 +1207619,27 @@ │ │ │ │ │ adcseq fp, sp, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ ldrmi fp, [pc, #2980] @ bdbce0 <__bss_end__@@Base+0x4de630> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq fp, sp, r8, asr r1 │ │ │ │ │ adcseq fp, sp, r8, asr #2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq ip, r6, r8, asr r8 │ │ │ │ │ + adcseq ip, r6, r8, lsr r8 │ │ │ │ │ adcseq fp, sp, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00188438 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ umlalseq fp, sp, r8, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ cmnne r6, #364 @ 0x16c │ │ │ │ │ adcseq fp, sp, r0, lsl #3 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ - adcseq r2, r5, r8, ror #23 │ │ │ │ │ + umlalseq r2, r5, r8, fp │ │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ │ adcseq fp, sp, r8, lsl #3 │ │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ │ umlalseq fp, sp, r0, r1 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr r5 │ │ │ │ │ @@ -1208803,15 +1208317,15 @@ │ │ │ │ │ sbceq r8, r0, r8, lsl r4 │ │ │ │ │ adcseq fp, sp, r0, lsl #24 │ │ │ │ │ ldrhteq fp, [sp], r0 │ │ │ │ │ adcseq fp, sp, r8, ror ip │ │ │ │ │ adcseq fp, sp, r0, ror fp │ │ │ │ │ adcseq fp, sp, r0, lsr ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq sl, ip, r0, sl │ │ │ │ │ + adceq sl, ip, r0, ror #20 │ │ │ │ │ adcseq fp, sp, r8, asr fp │ │ │ │ │ adcseq fp, sp, r0, asr #24 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r2, r1, r0, asr r3 │ │ │ │ │ adcseq fp, sp, r8, lsl #24 │ │ │ │ │ adcseq fp, sp, r0, asr ip │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -1208989,15 +1208503,15 @@ │ │ │ │ │ sbceq r9, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ orrpl r4, r7, r7, lsr #15 │ │ │ │ │ ldrhteq fp, [sp], r0 │ │ │ │ │ ldrshteq fp, [sp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror r8 @ │ │ │ │ │ - adcseq r1, r5, r0, asr #32 │ │ │ │ │ + adcseq r1, r5, r0, rrx │ │ │ │ │ tsteq r5, r0, lsl #1 │ │ │ │ │ adcseq ip, sp, r0, lsl #13 │ │ │ │ │ adcseq fp, sp, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsl r7 │ │ │ │ │ adcseq fp, sp, r0, asr #30 │ │ │ │ │ rscseq r9, sl, r0, lsl r7 │ │ │ │ │ @@ -1209417,15 +1208931,15 @@ │ │ │ │ │ adcseq ip, sp, r8, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, asr #7 │ │ │ │ │ adcseq ip, sp, r8, asr #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrshteq pc, [r0], r0 @ │ │ │ │ │ + adcseq pc, r0, r0, asr #18 │ │ │ │ │ umlalseq ip, sp, r8, r5 │ │ │ │ │ adcseq ip, sp, r8, ror r6 │ │ │ │ │ adcseq ip, sp, r8, asr #3 │ │ │ │ │ adcseq ip, sp, r0, ror #11 │ │ │ │ │ addeq r2, r0, r8, asr #12 │ │ │ │ │ adcseq ip, sp, r8, ror #11 │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ @@ -1209493,15 +1209007,15 @@ │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ adcseq ip, sp, r8, ror #13 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ adcseq ip, sp, r0, lsl #14 │ │ │ │ │ rscseq r8, fp, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [r4], #232 @ 0xe8 │ │ │ │ │ - adcseq r0, r2, r0, lsl r2 │ │ │ │ │ + adcseq r0, r2, r0, lsl #4 │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ adcseq ip, sp, r8, lsl #14 │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ adcseq ip, sp, r8, lsr #14 │ │ │ │ │ rscseq r8, fp, r0, lsl #31 │ │ │ │ │ umlalseq ip, sp, r0, r1 │ │ │ │ │ rscseq r2, fp, r0, ror #25 │ │ │ │ │ @@ -1209517,15 +1209031,15 @@ │ │ │ │ │ rscseq r8, fp, r8, ror #23 │ │ │ │ │ adcseq ip, sp, r0, asr r7 │ │ │ │ │ @ instruction: 0x010bdeb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq fp, r0, pc, sp @ │ │ │ │ │ adcseq ip, sp, r0, ror #14 │ │ │ │ │ smlabbeq fp, r0, pc, sp @ │ │ │ │ │ - adcseq r9, r1, r0, lsl #10 │ │ │ │ │ + adcseq r9, r1, r0, lsl r5 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ adcseq ip, sp, r0, ror r7 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ ldrshteq r2, [fp], r8 │ │ │ │ │ qaddeq r1, r8, ip │ │ │ │ │ adcseq ip, sp, r0, lsl #15 │ │ │ │ │ qaddeq r1, r8, ip │ │ │ │ │ @@ -1210066,15 +1209580,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq ip, [sp], r8 │ │ │ │ │ adcseq sp, sp, r0, lsr #32 │ │ │ │ │ umlalseq ip, sp, r0, pc @ │ │ │ │ │ adcseq ip, sp, r8, ror #31 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ ldrhteq r2, [sl], r0 │ │ │ │ │ - sbceq lr, r0, r8, asr #12 │ │ │ │ │ + sbceq lr, r0, r0, ror r6 │ │ │ │ │ adcseq sp, sp, r8 │ │ │ │ │ @ instruction: 0x010ddcb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ rscseq r8, lr, r0, lsl #23 │ │ │ │ │ adcseq lr, sp, r0 │ │ │ │ │ adcseq sp, sp, r0, lsl r0 │ │ │ │ │ @@ -1210537,15 +1210051,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq sp, sp, r0, lsl #15 │ │ │ │ │ adcseq sp, sp, r8, lsr #14 │ │ │ │ │ adcseq sp, sp, r0, asr #14 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ adcseq sp, sp, r0, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r2, r8, lsr #21 │ │ │ │ │ + adcseq r1, r2, r8, lsl #22 │ │ │ │ │ rscseq r1, fp, r8, lsl #30 │ │ │ │ │ adcseq sp, sp, r8, asr r7 │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ adcseq sp, sp, r0, ror #14 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ @@ -1210805,15 +1210319,15 @@ │ │ │ │ │ smlatbeq ip, r8, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [r0, #-0] │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ adcseq sp, sp, r8, ror fp │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq r6, r5, r0, ror lr │ │ │ │ │ + adcseq r6, r5, r0, asr #28 │ │ │ │ │ adcseq sp, sp, r8, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq sp, sp, r8, lsr #27 │ │ │ │ │ ldrhteq sp, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1210893,15 +1210407,15 @@ │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ adcseq sp, sp, r0, asr sp │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ ldrsbteq sp, [sp], r8 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq r5, r5, r8, lsl r5 │ │ │ │ │ + adcseq r5, r5, r8, lsl #6 │ │ │ │ │ adcseq sp, sp, r8, asr #25 │ │ │ │ │ adcseq sp, sp, r8, ror #25 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ ldrshteq sp, [sp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sp, [sp], r8 │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ @@ -1211510,30 +1211024,30 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq lr, sp, r0, asr #13 │ │ │ │ │ addeq r1, r2, r0, lsl sp │ │ │ │ │ smlaltbeq r5, r0, r8, r0 │ │ │ │ │ adcseq lr, sp, r8, ror r6 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ adcseq r8, sp, r0, lsl r2 │ │ │ │ │ - sbceq r7, r1, r0, ror #19 │ │ │ │ │ + strheq r7, [r1], #152 @ 0x98 │ │ │ │ │ adcseq lr, sp, r8, lsl #13 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, ror #29 │ │ │ │ │ umlalseq lr, sp, r8, r6 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq lr, sp, r0, lsl #13 │ │ │ │ │ rscseq r8, fp, r0, ror #29 │ │ │ │ │ adcseq lr, sp, r8, lsr #13 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ adcseq lr, sp, r0, ror r6 │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ ldrhteq lr, [sp], r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r2, r8, asr r7 │ │ │ │ │ + adcseq r3, r2, r8, lsr r7 │ │ │ │ │ ldrshteq lr, [sp], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq lr, sp, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbteq lr, [sp], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbteq lr, [sp], r8 │ │ │ │ │ @@ -1211714,15 +1211228,15 @@ │ │ │ │ │ adcseq lr, sp, r8, lsr #19 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ adcseq sp, sp, r8, lsr #16 │ │ │ │ │ rscseq r3, fp, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r2, fp, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r8, r1, r0, ror #24 │ │ │ │ │ + sbceq r8, r1, r8, lsr ip │ │ │ │ │ umlalseq lr, sp, r8, r9 │ │ │ │ │ rscseq r3, fp, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r2, fp, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ umlalseq lr, sp, r0, sl │ │ │ │ │ @@ -1211733,15 +1211247,15 @@ │ │ │ │ │ tsteq r3, r8, lsl #25 │ │ │ │ │ ldrshteq lr, [sp], r0 │ │ │ │ │ tsteq r3, r8, lsl #25 │ │ │ │ │ adcseq lr, r1, r8, asr #22 │ │ │ │ │ @ instruction: 0x01135cb0 │ │ │ │ │ adcseq lr, sp, r0, lsl #20 │ │ │ │ │ @ instruction: 0x01135cb0 │ │ │ │ │ - adcseq r8, r0, r0, lsr #13 │ │ │ │ │ + umlalseq r8, r0, r0, r6 │ │ │ │ │ @ instruction: 0x01135cd8 │ │ │ │ │ adcseq lr, sp, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01135cd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ adcseq lr, sp, r8, lsl sl │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ @@ -1211959,15 +1211473,15 @@ │ │ │ │ │ tsteq sp, r0, lsl #26 │ │ │ │ │ adcseq lr, sp, r8, ror sp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ - umlaleq sp, sp, r8, r2 @ │ │ │ │ │ + strhteq sp, [sp], r8 │ │ │ │ │ rscseq r1, fp, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr sp │ │ │ │ │ ldrshteq lr, [sp], r8 │ │ │ │ │ adcseq lr, sp, r8, ror #26 │ │ │ │ │ adcseq lr, sp, r8, lsr #27 │ │ │ │ │ umulleq r5, r1, r8, r6 │ │ │ │ │ @@ -1211991,15 +1211505,15 @@ │ │ │ │ │ strdeq lr, [r0, #-48] @ 0xffffffd0 │ │ │ │ │ ldrshteq lr, [sp], r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r7, ip, r0, lsr r3 │ │ │ │ │ ldrhteq lr, [sp], r0 │ │ │ │ │ adcseq lr, sp, r8, lsl #28 │ │ │ │ │ umlalseq lr, sp, r8, sp │ │ │ │ │ - ldrdeq r9, [sp], r8 @ │ │ │ │ │ + strhteq r9, [sp], r8 │ │ │ │ │ ldrsbteq r8, [fp], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r8, r4, r1 │ │ │ │ │ adcseq lr, sp, r8, lsl lr │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, lsr #11 │ │ │ │ │ @@ -1212206,15 +1211720,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, lsl #5 │ │ │ │ │ adcseq pc, sp, r0, ror #2 │ │ │ │ │ adcseq pc, sp, r0, asr #2 │ │ │ │ │ adcseq pc, sp, r8, asr r1 @ │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r2, r8 │ │ │ │ │ + sbceq sp, r2, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, sp, r0, asr r1 @ │ │ │ │ │ adcseq pc, sp, r0, ror r1 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ adcseq pc, sp, r0, lsl #3 │ │ │ │ │ @@ -1212401,15 +1211915,15 @@ │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ adcseq pc, sp, r8, asr r4 @ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ - adcseq r0, r5, r0, ror #22 │ │ │ │ │ + adcseq r0, r5, r0, asr fp │ │ │ │ │ rscseq r8, fp, r0, ror r1 │ │ │ │ │ adcseq pc, sp, r8, ror r4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #10 │ │ │ │ │ adcseq pc, sp, r8, lsl #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -1212601,15 +1212115,15 @@ │ │ │ │ │ adcseq pc, sp, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ adcseq pc, sp, r0, lsl #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r5, [r2], r0 │ │ │ │ │ adcseq pc, sp, r8, asr #14 │ │ │ │ │ - adcseq r0, r2, r0, lsr sp │ │ │ │ │ + adcseq r0, r2, r0, asr #26 │ │ │ │ │ rscseq r8, fp, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, sp, r0, lsr #14 │ │ │ │ │ ldrsbteq pc, [sp], r8 @ │ │ │ │ │ adcseq pc, sp, r8, asr #13 │ │ │ │ │ @@ -1213246,15 +1212760,15 @@ │ │ │ │ │ adcseq r0, lr, r8, lsl #3 │ │ │ │ │ sbceq pc, r2, r0, lsl r2 @ │ │ │ │ │ adcseq r0, lr, r0, lsr #3 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ umlalseq r0, lr, r8, r1 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r2, r8 │ │ │ │ │ + sbceq sp, r2, r8, asr r0 │ │ │ │ │ adcseq r0, lr, r8, lsr #3 │ │ │ │ │ strheq lr, [r0, #-112] @ 0xffffff90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r0, #-120] @ 0xffffff88 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, lr, r0, lsl #3 │ │ │ │ │ umlalseq sl, fp, r8, r8 │ │ │ │ │ @@ -1213427,15 +1212941,15 @@ │ │ │ │ │ cmpeq r0, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #8 │ │ │ │ │ adcseq r0, lr, r8, ror #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, ip, r0, lsl fp │ │ │ │ │ adcseq r0, lr, r8, lsl r4 │ │ │ │ │ - ldrhteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, asr #29 │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ adcseq r0, lr, r0, lsl #9 │ │ │ │ │ cmpeq r0, r0, ror #14 │ │ │ │ │ adcseq r0, lr, r8, lsl #9 │ │ │ │ │ strheq lr, [r0, #-112] @ 0xffffff90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [sp, -r0] │ │ │ │ │ @@ -1213456,15 +1212970,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ adcseq r0, lr, r8, ror #9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r0, lr, r0, ror #9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r2, r8, lsl #15 │ │ │ │ │ + strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ ldrshteq r0, [lr], r0 │ │ │ │ │ ldrsbteq r0, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [lr], r0 │ │ │ │ │ adcseq pc, sp, r8, lsr r2 @ │ │ │ │ │ @@ -1213561,15 +1213075,15 @@ │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ adcseq r0, lr, r8, lsl r8 │ │ │ │ │ sbceq sl, r3, r8, asr #2 │ │ │ │ │ adcseq r0, lr, r8, asr #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, lr, r8, lsl #13 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq lr, r5, r0, lsr #29 │ │ │ │ │ + ldrsbteq lr, [r5], r0 │ │ │ │ │ rscseq r7, fp, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [lr], r0 │ │ │ │ │ ldrsbteq r0, [lr], r0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ umlalseq r0, lr, r8, r6 │ │ │ │ │ ldrsbteq r8, [fp], #40 @ 0x28 │ │ │ │ │ @@ -1213626,15 +1213140,15 @@ │ │ │ │ │ adcseq r0, lr, r8, ror r7 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r0, lr, r0, ror #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r0, lr, r8, lsl #15 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r0, lr, r0, ror r7 │ │ │ │ │ - sbceq r6, r2, r8, lsl #15 │ │ │ │ │ + strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, asr #28 │ │ │ │ │ adcseq r0, lr, r0, lsr #15 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r0, lr, r8, asr #14 │ │ │ │ │ rscseq r8, fp, r0, asr #28 │ │ │ │ │ ldrhteq r0, [lr], r0 │ │ │ │ │ @@ -1214061,15 +1213575,15 @@ │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r1], #232 @ 0xe8 │ │ │ │ │ adcseq r0, lr, r0, ror #28 │ │ │ │ │ @ instruction: 0x010d16b0 │ │ │ │ │ adcseq r0, lr, r8, asr lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq r1, lr, r0, r9 │ │ │ │ │ + adceq r1, lr, r0, lsr r9 │ │ │ │ │ adcseq r0, lr, r8, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qdaddeq lr, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, lr, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, lr, r0, lsr #23 │ │ │ │ │ @@ -1214316,15 +1213830,15 @@ │ │ │ │ │ adcseq r1, lr, r0, asr #4 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, lsr #27 │ │ │ │ │ adcseq r1, lr, r8, lsl #5 │ │ │ │ │ adcseq r1, lr, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r1, lr, r0, ror #4 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, ror #8 │ │ │ │ │ adcseq r1, lr, r8, lsl #2 │ │ │ │ │ rscseq r7, fp, r8 │ │ │ │ │ adcseq r1, lr, r8, ror r2 │ │ │ │ │ @@ -1214364,15 +1213878,15 @@ │ │ │ │ │ adcseq r1, lr, r0, lsl #6 │ │ │ │ │ ldrshteq r1, [lr], r0 │ │ │ │ │ adcseq r1, lr, r8, ror #7 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r1, lr, r0, ror r3 │ │ │ │ │ adcseq r1, lr, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8 │ │ │ │ │ adcseq r1, lr, r0, asr r3 │ │ │ │ │ adcseq r1, lr, r0, lsr #6 │ │ │ │ │ adcseq r1, lr, r8, lsr r3 │ │ │ │ │ @@ -1214612,30 +1214126,30 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, lr, r8, asr #13 │ │ │ │ │ addseq ip, fp, r8, lsr #15 │ │ │ │ │ adceq r4, r2, r8, asr #23 │ │ │ │ │ ldrshteq r1, [lr], r0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ adcseq r0, lr, r8, lsr lr │ │ │ │ │ - smulleq r7, r1, r0, r9 │ │ │ │ │ + sbceq r7, r1, r8, lsl r9 │ │ │ │ │ adcseq r1, lr, r0, lsl #14 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [fp, -r0] │ │ │ │ │ adcseq r1, lr, r0, lsl r7 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ ldrshteq r1, [lr], r8 │ │ │ │ │ ldrdeq sp, [fp, -r0] │ │ │ │ │ adcseq r1, lr, r0, lsr #14 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ adcseq r1, lr, r8, ror #13 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ adcseq r1, lr, r0, lsr r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r2, r8, lsl r7 │ │ │ │ │ + ldrhteq r3, [r2], r8 │ │ │ │ │ adcseq r1, lr, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r1, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r1, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #14 │ │ │ │ │ @@ -1214786,28 +1214300,28 @@ │ │ │ │ │ umlalseq r1, lr, r8, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, lr, r0, lsr #19 │ │ │ │ │ smlalseq r8, r9, r8, fp │ │ │ │ │ adcseq r1, lr, r8, lsr #19 │ │ │ │ │ sbcseq r4, r4, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, lr, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ adcseq r2, lr, r8, ror r2 │ │ │ │ │ adcseq r1, lr, r0, ror #14 │ │ │ │ │ ldrsbteq r1, [lr], r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq ip, [r1], r0 │ │ │ │ │ adcseq r1, lr, r0, lsl #19 │ │ │ │ │ adcseq r1, lr, r8, lsr #24 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ - umlalseq r8, r0, r0, r6 │ │ │ │ │ + adcseq r8, r0, r0, lsr #13 │ │ │ │ │ hvceq 3760 @ 0xeb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq r1, lr, r8, asr sl │ │ │ │ │ adcseq r1, lr, r8, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @@ -1214925,15 +1214439,15 @@ │ │ │ │ │ adcseq r1, lr, r0, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r1, lr, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r1, [lr], r0 │ │ │ │ │ ldrsbteq r1, [lr], r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrhteq r6, [r0], r8 │ │ │ │ │ + adcseq r6, r0, r8, asr r8 │ │ │ │ │ ldrhteq r1, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, lr, r8, ror sl │ │ │ │ │ adcseq r1, lr, r8, lsl ip │ │ │ │ │ hvceq 3760 @ 0xeb0 │ │ │ │ │ adcseq r1, lr, r0, lsl #24 │ │ │ │ │ addeq r7, r1, r0, lsr r0 │ │ │ │ │ @@ -1215015,15 +1214529,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq r1, lr, r0, lsr sp │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r8, ror #23 │ │ │ │ │ adcseq r1, lr, r0, asr #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r8, r0, r0, lsr #2 │ │ │ │ │ + adcseq r7, r0, r8, lsl pc │ │ │ │ │ adcseq r1, lr, r0, lsl sp │ │ │ │ │ adcseq r1, lr, r0, asr sp │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ adcseq r1, lr, r0, ror #26 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ @@ -1215259,15 +1214773,15 @@ │ │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adcseq r2, lr, r8, lsr r1 │ │ │ │ │ ldrsbteq r2, [lr], r8 │ │ │ │ │ adcseq r2, lr, r0, lsl r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq fp, pc, r0, lsl #28 │ │ │ │ │ + ldrdeq fp, [pc], r0 @ │ │ │ │ │ adcseq r2, lr, r8, ror #1 │ │ │ │ │ adcseq r2, lr, r0, lsr #2 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, asr #12 │ │ │ │ │ adcseq r2, lr, r0, lsr r1 │ │ │ │ │ umulleq r2, r0, r0, r4 │ │ │ │ │ @@ -1215464,15 +1214978,15 @@ │ │ │ │ │ adcseq r2, lr, r0, lsr r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r5, r8, lsl #8 │ │ │ │ │ adcseq r2, lr, r8, lsl #8 │ │ │ │ │ adcseq r2, lr, r0, asr #8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r1, r8, lsl #5 │ │ │ │ │ + sbceq r9, r1, r8, lsr r2 │ │ │ │ │ adcseq r2, lr, r0, asr r4 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ │ adcseq r2, lr, r8, ror #8 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1215485,15 +1214999,15 @@ │ │ │ │ │ smlabteq pc, r8, r3, r2 @ │ │ │ │ │ adcseq r2, lr, r8, lsl #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, pc, r8, lsr #2 │ │ │ │ │ adcseq r2, lr, r0, ror #8 │ │ │ │ │ umlalseq r2, lr, r8, r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, lsr #23 │ │ │ │ │ + adcseq r4, r2, r8, ror #22 │ │ │ │ │ adcseq r2, lr, r8, lsl #7 │ │ │ │ │ ldrhteq r2, [lr], r8 │ │ │ │ │ adcseq r2, lr, r8, lsl r4 │ │ │ │ │ ldrhteq r2, [lr], r0 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, ror #8 │ │ │ │ │ @@ -1215553,15 +1215067,15 @@ │ │ │ │ │ adcseq r2, lr, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, lr, r0, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, lr, r8, asr #7 │ │ │ │ │ adcseq r2, lr, r8, lsr #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r8, ip, r8, lsr #26 │ │ │ │ │ + strdeq r8, [ip], r0 @ │ │ │ │ │ adcseq r2, lr, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, lr, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq r5, lr, r0, lsr r2 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140eb98 │ │ │ │ │ @@ -1215863,15 +1215377,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, lr, r0, asr sl │ │ │ │ │ adcseq r2, lr, r0, lsl #21 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r6, r8, lsl r8 │ │ │ │ │ + ldrhteq r4, [r6], r8 │ │ │ │ │ adcseq r2, lr, r8, asr sl │ │ │ │ │ adcseq r2, lr, r0, lsl sp │ │ │ │ │ ldrsbteq r2, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrsbteq r2, [lr], r0 │ │ │ │ │ umlalseq r2, lr, r0, sl │ │ │ │ │ @@ -1216047,15 +1215561,15 @@ │ │ │ │ │ adcseq r2, lr, r8, lsr sp │ │ │ │ │ adcseq r2, lr, r0, ror #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, lr, r8, asr sp │ │ │ │ │ adcseq ip, r3, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - adceq sp, sp, r0, ror #1 │ │ │ │ │ + adceq sp, sp, r8, rrx │ │ │ │ │ adcseq r2, lr, r0, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq r2, lr, r8, lsl #28 │ │ │ │ │ adcseq r2, lr, r8, ror #26 │ │ │ │ │ adcseq r2, lr, r0, lsl #27 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ @@ -1216471,15 +1215985,15 @@ │ │ │ │ │ adcseq r2, lr, r0, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ adcseq r3, lr, r0, lsl #9 │ │ │ │ │ adcseq r2, lr, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ - adceq ip, sp, r0, asr sl │ │ │ │ │ + adceq ip, sp, r0, ror sl │ │ │ │ │ cmpeq r0, r0, asr sp │ │ │ │ │ adcseq r3, lr, r8, ror r4 │ │ │ │ │ cmpeq r0, r0, asr sp │ │ │ │ │ adcseq r3, lr, r0, asr #8 │ │ │ │ │ addeq r7, r1, r0, lsr r0 │ │ │ │ │ adcseq r3, lr, r0, lsr r4 │ │ │ │ │ addeq r5, r1, r0, asr #8 │ │ │ │ │ @@ -1217332,15 +1216846,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, lsl #1 │ │ │ │ │ strheq r8, [r7], #201 @ 0xc9 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, asr sp @ │ │ │ │ │ + adcseq ip, pc, r8, ror sp @ │ │ │ │ │ sbceq r9, r7, sp, lsr #5 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1217487,15 +1217001,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, lsr sl @ │ │ │ │ │ sbceq r8, r7, r9, lsl #24 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r8, asr #22 │ │ │ │ │ + adcseq r4, pc, r0, lsr #22 │ │ │ │ │ sbceq r9, r7, sp, lsr #4 │ │ │ │ │ ldrsbteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1218038,15 +1217552,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrdeq r2, [pc], r0 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r6, r7, r0, ror #10 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, lsl r7 │ │ │ │ │ + sbceq r1, r0, r8, lsr r7 │ │ │ │ │ sbceq sl, fp, r5, lsr #9 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1218068,15 +1217582,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, r9, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, asr #13 │ │ │ │ │ + adcseq r4, pc, r0, ror r6 @ │ │ │ │ │ sbceq pc, fp, r9, asr r4 @ │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r7, r7, r8, ror #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1218092,15 +1217606,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq pc, ip, r0, asr #21 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #6 │ │ │ │ │ sbceq r8, sp, r5, lsl #19 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r8, asr pc │ │ │ │ │ sbceq r4, ip, r5, asr r8 │ │ │ │ │ @@ -1218110,15 +1217624,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq pc, r9, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq lr, [r1], #240 @ 0xf0 │ │ │ │ │ + sbceq pc, r1, r8 │ │ │ │ │ ldrdeq r7, [fp], #117 @ 0x75 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1218230,15 +1217744,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, r6, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq lr, [r9], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, asr sl @ │ │ │ │ │ + adcseq r9, pc, r0, lsl #21 │ │ │ │ │ sbceq r7, ip, r5, asr #2 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1219075,15 +1218589,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ adcseq r5, lr, r0, asr #25 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrhteq r5, [lr], r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ adcseq r5, lr, r8, asr #25 │ │ │ │ │ ldrhteq r5, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [fp, -r8] │ │ │ │ │ adcseq r5, lr, r8, ror #25 │ │ │ │ │ adcseq r5, lr, r0, lsr #25 │ │ │ │ │ adcseq r5, lr, r0, ror #25 │ │ │ │ │ @@ -1219196,15 +1218710,15 @@ │ │ │ │ │ rscseq r4, sl, r8, lsr #26 │ │ │ │ │ adcseq r5, lr, r0, lsr #29 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, lr, r0, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, r1, r8, lsl #3 │ │ │ │ │ - adcseq pc, r4, r8, lsl #2 │ │ │ │ │ + adcseq pc, r4, r0, asr #2 │ │ │ │ │ rscseq r9, fp, r8, asr r7 │ │ │ │ │ umlalseq r5, lr, r8, lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r5, lr, r8, lsr #29 │ │ │ │ │ ldrshteq r0, [sl], #136 @ 0x88 │ │ │ │ │ ldrhteq r5, [lr], r0 │ │ │ │ │ umlalseq r5, lr, r0, lr │ │ │ │ │ @@ -1219269,15 +1218783,15 @@ │ │ │ │ │ ldrhteq r5, [lr], r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ umlalseq r5, lr, r8, pc @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r5, lr, r0, asr #31 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r5, lr, r8, lsr #31 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ ldrsbteq r5, [lr], r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, ip, r0, asr #12 │ │ │ │ │ adcseq r5, lr, r0, lsl #29 │ │ │ │ │ ldrshteq r5, [lr], r8 │ │ │ │ │ @@ -1221056,15 +1220570,15 @@ │ │ │ │ │ adcseq r7, lr, r0, ror #22 │ │ │ │ │ adcseq r7, lr, r8, asr #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r7, lr, r8, lsr #23 │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ adcseq r7, lr, r0, asr #23 │ │ │ │ │ sbceq sl, r3, r8, lsr r2 │ │ │ │ │ - addseq r5, sp, r8, lsr #25 │ │ │ │ │ + addseq r6, sp, r0, asr #14 │ │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [r4], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, lr, r0, lsr #23 │ │ │ │ │ @@ -1221123,15 +1220637,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq fp, r3, r8, fp │ │ │ │ │ adcseq sp, sp, r8, asr #4 │ │ │ │ │ tsteq r1, r0, lsr #17 │ │ │ │ │ umlalseq r7, lr, r0, lr │ │ │ │ │ adcseq r7, lr, r0, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r6, [r0], #8 │ │ │ │ │ + ldrdeq r6, [r0], #0 │ │ │ │ │ adcseq r7, lr, r8, asr #25 │ │ │ │ │ ldrhteq r7, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ ldrshteq r7, [lr], r8 │ │ │ │ │ addeq sl, r1, r8, lsl lr │ │ │ │ │ ldrshteq r7, [lr], r0 │ │ │ │ │ @@ -1221861,15 +1221375,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r8, [lr], r0 │ │ │ │ │ adcseq r8, lr, r0, lsr #13 │ │ │ │ │ adcseq r8, lr, r0, lsr #16 │ │ │ │ │ adcseq r8, lr, r0, asr #16 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r8, lr, r8, asr #16 │ │ │ │ │ - strdeq r6, [r0], #8 │ │ │ │ │ + ldrdeq r6, [r0], #0 │ │ │ │ │ adcseq r8, lr, r0, lsr r8 │ │ │ │ │ adcseq r8, lr, r0, lsl #14 │ │ │ │ │ adcseq r8, lr, r8, asr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adcseq r8, lr, r8, lsr #18 │ │ │ │ │ @@ -1222352,15 +1221866,15 @@ │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ adcseq r8, lr, r0, ror #31 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adcseq r9, lr, r8, ror r0 │ │ │ │ │ adcseq r8, lr, r8, ror #30 │ │ │ │ │ - adcseq r8, r0, r0, ror #26 │ │ │ │ │ + adcseq r8, r0, r0, asr sp │ │ │ │ │ cmpeq r1, r8, lsl r9 │ │ │ │ │ adcseq sl, lr, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adcseq sl, lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, fp, r8, ror #24 │ │ │ │ │ @@ -1222972,15 +1222486,15 @@ │ │ │ │ │ @ instruction: 0x010dbb90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, lr, r8, lsl r9 │ │ │ │ │ ldrhteq r9, [lr], r8 │ │ │ │ │ subeq r9, r9, r8, lsl #14 │ │ │ │ │ adcseq r9, lr, r0, lsr #19 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq r8, ip, r8, sl │ │ │ │ │ + adceq r8, ip, r8, ror #20 │ │ │ │ │ adcseq r9, lr, r0, lsr r9 │ │ │ │ │ ldrhteq r9, [lr], r0 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, lr, r8, lsr #19 │ │ │ │ │ @@ -1223167,15 +1222681,15 @@ │ │ │ │ │ ldrshteq r9, [lr], r8 │ │ │ │ │ adcseq r9, lr, r0, ror #24 │ │ │ │ │ adcseq r9, lr, r8, ror #25 │ │ │ │ │ smlaltteq lr, r0, r0, r9 │ │ │ │ │ ldrsbteq r9, [lr], r8 │ │ │ │ │ subeq r9, r9, r0, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ ldrhteq r9, [lr], r8 │ │ │ │ │ adcseq r9, lr, r8, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq r9, lr, r8, asr #25 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1223231,15 +1222745,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [ip, -r0] │ │ │ │ │ ldrhteq r9, [lr], r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r9, lr, r8, lsr #27 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r2, r8, lsr #11 │ │ │ │ │ + sbceq r2, r2, r0, ror r6 │ │ │ │ │ ldrhteq r9, [lr], r8 │ │ │ │ │ adcseq r9, lr, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsr #31 │ │ │ │ │ adcseq r9, lr, r8, asr #27 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r9, lr, r8, lsl #27 │ │ │ │ │ @@ -1223324,15 +1222838,15 @@ │ │ │ │ │ ldrshteq r9, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsr #26 │ │ │ │ │ ldrhteq r9, [lr], r0 │ │ │ │ │ adcseq r9, lr, r8, lsl #30 │ │ │ │ │ adcseq r9, lr, r0, lsr #30 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - umlalseq r9, r5, r0, lr │ │ │ │ │ + adcseq r9, r5, r0, lsl #31 │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, lr, r8, sp │ │ │ │ │ adcseq r9, lr, r8, ror #30 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq r9, lr, r0, lsr pc │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ @@ -1223357,41 +1222871,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, lr, r0, ror pc │ │ │ │ │ adcseq r9, lr, r8, lsr #30 │ │ │ │ │ adcseq r9, lr, r0, lsl #31 │ │ │ │ │ adcseq r9, lr, r0, lsr #31 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r9, lr, r8, lsr #31 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ umlalseq r9, lr, r0, pc @ │ │ │ │ │ adcseq r9, lr, r0, asr #30 │ │ │ │ │ ldrhteq r9, [lr], r8 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adcseq sl, lr, r0, lsl r0 │ │ │ │ │ adcseq r9, lr, r0, lsl pc │ │ │ │ │ ldrsbteq r9, [lr], r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrsbteq pc, [r0], r0 @ │ │ │ │ │ + ldrshteq pc, [r0], r8 @ │ │ │ │ │ umlalseq r9, lr, r8, pc @ │ │ │ │ │ adcseq r9, lr, r0, ror #31 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r9, lr, r8, asr #31 │ │ │ │ │ adcseq r9, lr, r0, lsr lr │ │ │ │ │ ldrshteq r9, [lr], r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsbteq r9, [lr], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq sl, lr, r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ rscseq r8, pc, r0, lsl #23 │ │ │ │ │ adcseq fp, lr, r0 │ │ │ │ │ adcseq r9, lr, r8, ror #31 │ │ │ │ │ - sbceq r2, r2, r8, lsr #11 │ │ │ │ │ + sbceq r2, r2, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ umlalseq sl, lr, r0, r3 │ │ │ │ │ adcseq r9, lr, r0, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq sl, lr, r0, ror #2 │ │ │ │ │ @@ -1223541,15 +1223055,15 @@ │ │ │ │ │ adcseq sl, lr, r0, lsl #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ adcseq r8, lr, r0, ror lr │ │ │ │ │ rscseq sl, fp, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, fp, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r8, ror #13 │ │ │ │ │ + sbceq lr, r1, r0, asr r8 │ │ │ │ │ adcseq sl, lr, r0, ror r2 │ │ │ │ │ rscseq sl, fp, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, fp, r0, asr #5 │ │ │ │ │ adcseq sl, lr, r0, lsr #5 │ │ │ │ │ adcseq sl, lr, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1223642,15 +1223156,15 @@ │ │ │ │ │ adcseq sl, lr, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00fffffe │ │ │ │ │ adcseq sl, lr, r8, lsl #10 │ │ │ │ │ adcseq sl, lr, r0, asr #7 │ │ │ │ │ adcseq sl, lr, r8, lsl r4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r5, r5, r8, lsl #6 │ │ │ │ │ + ldrhteq r5, [r5], r8 │ │ │ │ │ strdeq fp, [fp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, lr, r0, ror #4 │ │ │ │ │ adcseq sl, lr, r0, ror #8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq sl, lr, r8, lsr #8 │ │ │ │ │ smlatbeq fp, r8, r0, sp │ │ │ │ │ @@ -1223699,15 +1223213,15 @@ │ │ │ │ │ adcseq sl, lr, r8, ror #9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsbteq sl, [lr], r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrshteq sl, [lr], r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq sl, lr, r0, ror #9 │ │ │ │ │ - sbceq lr, r1, r8, ror #13 │ │ │ │ │ + sbceq lr, r1, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adcseq sl, lr, r0, lsr r8 │ │ │ │ │ ldrhteq sl, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq sl, lr, r8, ror #12 │ │ │ │ │ @@ -1224167,30 +1223681,30 @@ │ │ │ │ │ adcseq sl, lr, r8, lsr ip │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ adcseq sl, lr, r8, asr #24 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ adcseq sl, lr, r8, asr r8 │ │ │ │ │ - sbceq r9, r1, r0, ror #24 │ │ │ │ │ + sbceq r9, r1, r8, lsr ip │ │ │ │ │ adcseq sl, lr, r8, asr ip │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c1198 │ │ │ │ │ adcseq sl, lr, r8, ror #24 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq sl, lr, r0, asr ip │ │ │ │ │ @ instruction: 0x010c1198 │ │ │ │ │ adcseq sl, lr, r8, ror ip │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ adcseq sl, lr, r0, asr #24 │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ adcseq sl, lr, r8, lsl #25 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r2, r0, ror #7 │ │ │ │ │ + adcseq r5, r2, r0, asr #7 │ │ │ │ │ ldrhteq sl, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, lr, r0, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, lr, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsl r9 │ │ │ │ │ @@ -1224419,15 +1223933,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, r3, r0, lsl #31 │ │ │ │ │ addeq r1, ip, r9, lsl #23 │ │ │ │ │ adcseq r4, lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, ror #28 │ │ │ │ │ + umlalseq lr, pc, r0, lr @ │ │ │ │ │ addseq r0, r7, sp, lsl #20 │ │ │ │ │ adcseq r4, lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r8, lsl r9 │ │ │ │ │ addseq r2, r7, sp, lsr #2 │ │ │ │ │ @@ -1224467,15 +1223981,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r6, [lr], #-248 @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ + adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ addseq r2, r7, r1, ror r2 │ │ │ │ │ adcseq r4, lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, lsl #6 │ │ │ │ │ @ instruction: 0x009709b5 │ │ │ │ │ @@ -1224497,15 +1224011,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adceq r2, pc, r8, lsl #31 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq sl, pc, r0, ror #7 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ addseq r0, r7, r9, lsl r5 │ │ │ │ │ adcseq r4, lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r8, lsr r7 │ │ │ │ │ addseq r0, r7, r1, ror #10 │ │ │ │ │ @@ -1224545,15 +1224059,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq sl, pc, r8, r1 @ │ │ │ │ │ addseq r2, r7, r9, lsr #26 │ │ │ │ │ adcseq r4, lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ addseq r1, r7, r5, asr sp │ │ │ │ │ adcseq r4, lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r1, r0, r8, r6 │ │ │ │ │ addseq r0, r7, r1, lsr #11 │ │ │ │ │ @@ -1224749,15 +1224263,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, ip, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, ror #14 │ │ │ │ │ + sbceq r0, r2, r8, lsl #15 │ │ │ │ │ strdeq pc, [fp], #37 @ 0x25 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ sbceq lr, r4, r8, lsr #6 │ │ │ │ │ andeq r2, r0, pc, asr r4 │ │ │ │ │ @@ -1225072,15 +1224586,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, r8, r8, asr #17 │ │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r8, [pc], r0 │ │ │ │ │ + adcseq r8, pc, r0, asr #18 │ │ │ │ │ sbceq r7, ip, r5, lsr #12 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, r3, r8, ror #18 │ │ │ │ │ sbcseq r0, r1, r5, ror #16 │ │ │ │ │ @@ -1225154,15 +1224668,15 @@ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ adcseq fp, lr, r0, asr #23 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r9, r2, r0, lsl #31 │ │ │ │ │ sbceq pc, r4, r5, ror lr @ │ │ │ │ │ adcseq fp, lr, r8, ror r5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sl, r6, r8, asr #30 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1225588,15 +1225102,15 @@ │ │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ │ adcseq ip, lr, r0, lsl #5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq ip, lr, r8, ror #4 │ │ │ │ │ adcseq sl, lr, r8, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, lr, r0, asr #1 │ │ │ │ │ - adcseq r4, r5, r8, lsl r1 │ │ │ │ │ + adcseq r4, r5, r8, lsr #2 │ │ │ │ │ ldrsbteq r8, [fp], #160 @ 0xa0 │ │ │ │ │ ldrsbteq ip, [lr], r0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ umlalseq ip, lr, r8, r2 │ │ │ │ │ smlatteq fp, r8, r1, sp │ │ │ │ │ adcseq ip, lr, r0, lsr #5 │ │ │ │ │ smlabteq fp, r0, r1, sp │ │ │ │ │ @@ -1225896,15 +1225410,15 @@ │ │ │ │ │ adcseq ip, lr, r8, ror #14 │ │ │ │ │ adcseq ip, lr, r0, asr r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r2, [r6], r0 │ │ │ │ │ adcseq ip, lr, r8, lsr #14 │ │ │ │ │ adcseq ip, lr, r0, ror #14 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r2, r8, lsl #23 │ │ │ │ │ + adcseq r3, r2, r8, lsr #23 │ │ │ │ │ adcseq ip, lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq ip, lr, r0, lsl #15 │ │ │ │ │ adcseq r7, lr, r8, lsr #25 │ │ │ │ │ tsteq r1, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @@ -1225942,15 +1225456,15 @@ │ │ │ │ │ strdeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ adcseq ip, lr, r8, lsl #16 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ │ adcseq ip, lr, r8, lsl r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r4, pc, r8, lsl #24 │ │ │ │ │ + ldrdeq r4, [pc], r8 @ │ │ │ │ │ ldrhteq ip, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, lr, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq ip, [lr], r8 │ │ │ │ │ adcseq ip, lr, r8, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ @@ -1226119,31 +1225633,31 @@ │ │ │ │ │ ldrsbteq ip, [lr], r8 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ ldrsbteq ip, [lr], r0 │ │ │ │ │ strdeq r1, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [sp], r0 │ │ │ │ │ ldrsbteq lr, [sp], r0 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ adcseq ip, lr, r8, ror #21 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq ip, lr, r0, asr #21 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ ldrshteq ip, [lr], r8 │ │ │ │ │ ldrsbteq sl, [r9], #240 @ 0xf0 │ │ │ │ │ addeq sl, r2, r8, lsl r9 │ │ │ │ │ sbceq pc, r2, r0, lsr #12 │ │ │ │ │ adcseq ip, lr, r8, lsl #22 │ │ │ │ │ smlawbeq pc, r8, r7, sp @ │ │ │ │ │ ldrshteq ip, [lr], r0 │ │ │ │ │ rscseq sl, fp, r0, lsl #7 │ │ │ │ │ adcseq ip, lr, r8, lsl fp │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq lr, sp, r0, asr #1 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ adcseq ip, lr, r8, lsr #22 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ adcseq ip, lr, r0, ror #21 │ │ │ │ │ ldrhteq ip, [lr], r8 │ │ │ │ │ adcseq ip, lr, r8, asr #22 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ adcseq sl, lr, r0, ror r7 │ │ │ │ │ @@ -1226369,15 +1225883,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adcseq ip, lr, r0, lsl pc │ │ │ │ │ umlalseq ip, lr, r8, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r8, lsr #16 │ │ │ │ │ + sbceq sl, r0, r0, asr r8 │ │ │ │ │ ldrsbteq ip, [lr], r0 │ │ │ │ │ adcseq ip, lr, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ adcseq ip, lr, r0, lsl #30 │ │ │ │ │ ldrhteq ip, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1226565,26 +1226079,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, lr, r0, lsr #3 │ │ │ │ │ adcseq sp, lr, r8, asr r1 │ │ │ │ │ ldrhteq sp, [lr], r0 │ │ │ │ │ ldrsbteq sp, [lr], r0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbteq sp, [lr], r8 │ │ │ │ │ - sbceq sl, r0, r8, lsr #16 │ │ │ │ │ + sbceq sl, r0, r0, asr r8 │ │ │ │ │ adcseq sp, lr, r0, asr #3 │ │ │ │ │ adcseq sp, lr, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrshteq sp, [lr], r0 │ │ │ │ │ adcseq sp, lr, r0, ror #3 │ │ │ │ │ umlalseq sp, lr, r8, r2 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ adcseq sp, lr, r0, lsl #4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r4, r1, r8, lsl ip │ │ │ │ │ + adcseq r4, r1, r0, asr #24 │ │ │ │ │ adcseq sp, lr, r8, asr #3 │ │ │ │ │ adcseq sp, lr, r0, lsl r2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrshteq sp, [lr], r8 │ │ │ │ │ adcseq sp, lr, r0, asr r0 │ │ │ │ │ adcseq sp, lr, r0, lsr #4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1226903,15 +1226417,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, lr, r8, ror #13 │ │ │ │ │ adcseq sp, lr, r0, lsr #13 │ │ │ │ │ ldrshteq sp, [lr], r8 │ │ │ │ │ adcseq sp, lr, r8, lsl r7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq sp, lr, r0, lsr #14 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ adcseq sp, lr, r8, lsl #14 │ │ │ │ │ ldrhteq sp, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [fp], #200 @ 0xc8 │ │ │ │ │ adcseq sp, lr, r8, lsr r7 │ │ │ │ │ adcseq sp, lr, r8, lsr #14 │ │ │ │ │ adcseq sp, lr, r0, lsl #15 │ │ │ │ │ @@ -1227016,15 +1226530,15 @@ │ │ │ │ │ adcseq sp, lr, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbteq sp, [lr], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ adcseq lr, lr, r8, ror #22 │ │ │ │ │ adcseq sp, lr, r0, asr r9 │ │ │ │ │ ldrsbteq sp, [lr], r8 │ │ │ │ │ - adcseq r4, r5, r8, lsl #12 │ │ │ │ │ + adcseq r4, r5, r0, lsl r6 │ │ │ │ │ cmpeq r1, r0, asr #18 │ │ │ │ │ adcseq sp, lr, r8, asr #18 │ │ │ │ │ cmpeq r1, r0, asr #18 │ │ │ │ │ adcseq sp, lr, r8, lsl #18 │ │ │ │ │ addeq r9, r1, r8, asr #22 │ │ │ │ │ adcseq sp, lr, r0, lsl #18 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ @@ -1227843,15 +1227357,15 @@ │ │ │ │ │ adcseq lr, lr, r0, lsr r6 │ │ │ │ │ adcseq sp, lr, r0, ror ip │ │ │ │ │ ldrsbteq lr, [lr], r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq lr, lr, r8, asr #11 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ ldrsbteq lr, [lr], r8 │ │ │ │ │ adcseq lr, lr, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq fp, r0, r4, sp │ │ │ │ │ adcseq lr, lr, r8, ror #11 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1227936,15 +1227450,15 @@ │ │ │ │ │ strheq ip, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ adcseq lr, lr, r0, lsr r7 │ │ │ │ │ cmpeq r1, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ │ adcseq lr, lr, r0, asr #14 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq pc, r4, r8, lsl #25 │ │ │ │ │ + adcseq pc, r4, r8, asr #25 │ │ │ │ │ smlabbeq fp, r0, r6, fp │ │ │ │ │ adcseq lr, lr, r0, asr r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, lr, r8, lsr r7 │ │ │ │ │ adcseq lr, lr, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq lr, [lr], r8 │ │ │ │ │ @@ -1227997,15 +1227511,15 @@ │ │ │ │ │ adcseq lr, lr, r0, lsr #16 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq lr, lr, r8, lsl #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq lr, lr, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq lr, lr, r8, lsl r8 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, lr, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, lr, r8, lsr #13 │ │ │ │ │ ldrsbteq r4, [r5], r8 │ │ │ │ │ @@ -1228182,15 +1227696,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ adcseq lr, lr, r8, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, lr, r0, lsl fp │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ adcseq lr, lr, r0, lsr #22 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ - adceq sl, sp, r8, lsr r8 │ │ │ │ │ + adceq sl, sp, r8, ror r8 │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq lr, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [lr], r8 │ │ │ │ │ @@ -1228937,15 +1228451,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [lr], r8 @ │ │ │ │ │ adcseq pc, lr, r8, ror #13 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq pc, lr, r0, ror #13 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ ldrshteq pc, [lr], r0 @ │ │ │ │ │ ldrsbteq pc, [lr], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, lr, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1229036,15 +1228550,15 @@ │ │ │ │ │ addeq sl, r1, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq ip, sl, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, lr, r0, asr r8 @ │ │ │ │ │ adcseq pc, lr, r0, ror r8 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq pc, r4, r8, lsr #5 │ │ │ │ │ + umlalseq pc, r4, r8, r3 @ │ │ │ │ │ @ instruction: 0x010bb7b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [lr], r0 @ │ │ │ │ │ ldrhteq pc, [lr], r8 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq pc, lr, r0, lsl #17 │ │ │ │ │ smlabbeq fp, r8, r7, sp │ │ │ │ │ @@ -1229093,15 +1228607,15 @@ │ │ │ │ │ adcseq pc, lr, r0, asr #18 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq pc, lr, r8, lsr #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq pc, lr, r0, asr r9 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq pc, lr, r8, lsr r9 @ │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ umlalseq pc, lr, r8, r9 @ │ │ │ │ │ addeq r9, r1, r8, asr #22 │ │ │ │ │ adcseq pc, lr, r8, ror r9 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq pc, lr, r0, ror r9 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1229504,15 +1229018,15 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ │ adcseq pc, lr, r8, asr #31 │ │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ │ - umlaleq sl, pc, r0, r6 @ │ │ │ │ │ + adceq sl, pc, r0, lsr #13 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ ldrsbteq pc, [lr], r8 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ umlalseq pc, lr, r0, pc @ │ │ │ │ │ strdeq ip, [r2], #8 │ │ │ │ │ @@ -1229857,15 +1229371,15 @@ │ │ │ │ │ adceq r4, lr, r8, asr #13 │ │ │ │ │ adcseq r0, pc, r0, lsl #10 │ │ │ │ │ adcseq r0, pc, r8, asr #10 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ adcseq r0, pc, r0, asr #10 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r3, r8, asr #12 │ │ │ │ │ + sbceq r2, r3, r0, ror r6 │ │ │ │ │ adcseq r0, pc, r0, asr r5 @ │ │ │ │ │ adcseq r0, pc, r8, lsr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ adcseq r0, pc, r8, lsl #11 │ │ │ │ │ addeq r5, r1, r0, lsl #1 │ │ │ │ │ adcseq r0, pc, r8, ror #10 │ │ │ │ │ @@ -1229958,15 +1229472,15 @@ │ │ │ │ │ umlalseq r0, pc, r8, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, pc, r8, lsl #13 │ │ │ │ │ adcseq r0, pc, r8, lsl #15 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsbteq r0, [pc], r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r2, r5, r8, asr r6 │ │ │ │ │ + umlalseq r2, r5, r8, r6 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ adcseq r0, pc, r8, ror #13 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r0, [pc], r0 │ │ │ │ │ adcseq r0, pc, r0, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, pc, r0, lsr r5 @ │ │ │ │ │ @@ -1230019,15 +1229533,15 @@ │ │ │ │ │ ldrhteq r0, [pc], r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r0, pc, r0, lsr #15 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r0, pc, r8, asr #15 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrhteq r0, [pc], r0 │ │ │ │ │ - sbceq r2, r3, r8, asr #12 │ │ │ │ │ + sbceq r2, r3, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fdbe8 │ │ │ │ │ ldrsbteq r0, [pc], r0 │ │ │ │ │ adcseq r0, pc, r8, lsr #11 │ │ │ │ │ adcseq r0, pc, r8, ror #15 │ │ │ │ │ addeq r5, r1, r0, lsr r0 │ │ │ │ │ ldrshteq r0, [pc], r0 │ │ │ │ │ @@ -1230676,15 +1230190,15 @@ │ │ │ │ │ ldrsbeq r7, [r1, #-240] @ 0xffffff10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r1, [pc], r0 │ │ │ │ │ adcseq r8, r8, r8, asr r5 │ │ │ │ │ smlawteq pc, r0, fp, sp @ │ │ │ │ │ - adcseq r0, r2, r0, ror r4 │ │ │ │ │ + adcseq r0, r2, r0, ror #8 │ │ │ │ │ strheq r8, [r0, #-232] @ 0xffffff18 │ │ │ │ │ adcseq r1, pc, r0, asr #4 │ │ │ │ │ adcseq r1, pc, r0, lsl r0 @ │ │ │ │ │ adcseq r1, pc, r8, lsr #4 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ adcseq r1, pc, r8, lsr r2 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -1231343,26 +1230857,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, pc, r8, asr #24 │ │ │ │ │ adcseq r1, pc, r0, lsl #24 │ │ │ │ │ adcseq r1, pc, r8, asr ip @ │ │ │ │ │ adcseq r1, pc, r8, ror ip @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r1, pc, r0, lsl #25 │ │ │ │ │ - strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r5, r0, r0, asr #18 │ │ │ │ │ adcseq r1, pc, r8, ror #24 │ │ │ │ │ adcseq r1, pc, r8, lsl ip @ │ │ │ │ │ umlalseq r1, pc, r0, ip @ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ umlalseq r1, pc, r8, ip @ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, ror r6 @ │ │ │ │ │ adcseq r1, pc, r8, lsr #25 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq lr, r0, r8, ror #7 │ │ │ │ │ + adcseq lr, r0, r8, lsr r4 │ │ │ │ │ adcseq r1, pc, r0, ror ip @ │ │ │ │ │ ldrhteq r1, [pc], r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r1, pc, r0, lsr #25 │ │ │ │ │ ldrsbteq r1, [pc], r0 │ │ │ │ │ adcseq r1, pc, r8, asr #25 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1231426,15 +1230940,15 @@ │ │ │ │ │ adcseq r1, pc, r0, lsl #22 │ │ │ │ │ ldrhteq r1, [pc], r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbteq r1, [pc], r0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ adcseq r1, pc, r8, asr #27 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r2, r5, r0, asr r5 │ │ │ │ │ + umlalseq r2, r5, r8, r5 │ │ │ │ │ adcseq r1, pc, r0, lsr #27 │ │ │ │ │ adcseq r1, pc, r8, lsl #27 │ │ │ │ │ sbceq r7, r2, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, pc, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [pc], r0 │ │ │ │ │ @@ -1232108,15 +1231622,15 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, pc, r0, asr #16 │ │ │ │ │ adcseq r2, pc, r8, lsl #18 │ │ │ │ │ adcseq r2, pc, r0, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - adceq sl, pc, r8, ror sl @ │ │ │ │ │ + adceq sl, pc, r8, lsl #21 │ │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ │ ldrsbteq r2, [pc], r8 │ │ │ │ │ adcseq r2, pc, r8, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ umlalseq r2, pc, r0, r8 @ │ │ │ │ │ adcseq r2, pc, r0, lsl #17 │ │ │ │ │ @@ -1232781,15 +1232295,15 @@ │ │ │ │ │ adcseq r3, pc, r0, ror #5 │ │ │ │ │ sbcseq pc, r3, r0, ror r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ │ ldrshteq r3, [pc], r0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrshteq r2, [pc], r8 │ │ │ │ │ - smulleq r6, r1, r0, r4 │ │ │ │ │ + sbceq r6, r1, r8, ror #8 │ │ │ │ │ adcseq r3, pc, r0, lsl #6 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r8, r0, r1 │ │ │ │ │ adcseq r3, pc, r0, lsl r3 @ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ ldrshteq r3, [pc], r8 │ │ │ │ │ @@ -1232806,15 +1232320,15 @@ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r0, lsl #1 │ │ │ │ │ adcseq r3, pc, r0, asr r3 @ │ │ │ │ │ adcseq r3, pc, r8, lsr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq fp, r8, ip, sp │ │ │ │ │ - adcseq r2, r2, r0, lsr #11 │ │ │ │ │ + adcseq r2, r2, r0, lsl #11 │ │ │ │ │ adcseq r3, pc, r0, ror r2 @ │ │ │ │ │ adcseq r3, pc, r8, asr r6 @ │ │ │ │ │ adcseq r3, pc, r0, lsr #3 │ │ │ │ │ adcseq r3, pc, r0, ror r3 @ │ │ │ │ │ adcseq r8, r3, r8, asr #27 │ │ │ │ │ ldrhteq r3, [pc], r0 │ │ │ │ │ @ instruction: 0x00841cb0 │ │ │ │ │ @@ -1233015,15 +1232529,15 @@ │ │ │ │ │ adcseq r3, pc, r0, lsr #13 │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ umlalseq r3, pc, r8, r6 @ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrhteq sp, [lr], r0 │ │ │ │ │ - sbceq sp, r0, r8, asr #7 │ │ │ │ │ + sbceq sp, r0, r0, lsr #7 │ │ │ │ │ adcseq r3, pc, r8, lsr #13 │ │ │ │ │ cmpeq r0, r8, ror #8 │ │ │ │ │ ldrhteq r3, [pc], r8 │ │ │ │ │ cmpeq r4, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq sl, r0, r0, r9 │ │ │ │ │ adcseq r3, pc, r8, asr #13 │ │ │ │ │ @@ -1233871,24 +1233385,14 @@ │ │ │ │ │ ldrhteq r6, [pc], r0 │ │ │ │ │ cmpeq r2, r0, lsr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, ror r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - ldrsbteq r9, [fp], #112 @ 0x70 │ │ │ │ │ - cmpeq ip, r8, lsl #19 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, ror #27 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ adcseq ip, fp, r0, ror #19 │ │ │ │ │ cmpeq r9, r0, ror ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1233901,14 +1233405,24 @@ │ │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ │ tsteq fp, r0, lsr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r7, r7, r8, ror r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldrsbteq r9, [fp], #112 @ 0x70 │ │ │ │ │ + cmpeq ip, r8, lsl #19 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [r7], #-16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ strhteq sp, [r8], #240 @ 0xf0 │ │ │ │ │ ldrdeq r5, [r1, #-168]! @ 0xffffff58 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1234031,19 +1233545,19 @@ │ │ │ │ │ tsteq r1, r0, ror sp │ │ │ │ │ tsteq r1, r8, asr lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsl r4 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - @ instruction: 0x011a7290 │ │ │ │ │ - ldrsheq r8, [ip, #-176] @ 0xffffff50 │ │ │ │ │ + rsbseq r4, r7, r0, asr ip │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + ldrshteq r4, [lr], r8 │ │ │ │ │ + @ instruction: 0x01188c98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, asr sp │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1234051,19 +1233565,19 @@ │ │ │ │ │ adcseq r6, pc, r0, ror #25 │ │ │ │ │ cmpeq r4, r0, lsl #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, asr ip │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - ldrshteq r4, [lr], r8 │ │ │ │ │ - @ instruction: 0x01188c98 │ │ │ │ │ + addeq r3, sp, r8, lsl r4 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + @ instruction: 0x011a7290 │ │ │ │ │ + ldrsheq r8, [ip, #-176] @ 0xffffff50 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, asr #6 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1234091,29 +1233605,29 @@ │ │ │ │ │ ldrsbteq r7, [fp], #136 @ 0x88 │ │ │ │ │ tsteq fp, r0, lsr #25 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ │ + ldrsbteq r6, [r7], #-224 @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq r1, r8, lsr #26 │ │ │ │ │ - cmneq r1, r0, asr #23 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r0, r8, ror fp │ │ │ │ │ + tsteq lr, r8, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r6, [r7], #-224 @ 0xffffff20 │ │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r0, r8, ror fp │ │ │ │ │ - tsteq lr, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq r1, r8, lsr #26 │ │ │ │ │ + cmneq r1, r0, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [r7], #-8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1234331,39 +1233845,49 @@ │ │ │ │ │ rsceq r6, r9, r8, lsl #18 │ │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r3, sp, r8, asr r1 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + adcseq r4, lr, r0, ror #7 │ │ │ │ │ + msreq SPSR_, r8, lsr ip │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r5, [r7], #-16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ │ cmpeq ip, r0, lsr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, asr r1 │ │ │ │ │ + rsbseq r5, r7, r0, lsr #1 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - adcseq r4, lr, r0, ror #7 │ │ │ │ │ - msreq SPSR_, r8, lsr ip │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + adcseq r7, pc, r0, lsr #21 │ │ │ │ │ + cmpeq lr, r0, lsr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, lsr #1 │ │ │ │ │ + addeq r2, sp, r8, lsr r3 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - adcseq r7, pc, r0, lsr #21 │ │ │ │ │ - cmpeq lr, r0, lsr #9 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq ip, r3, r8, asr r1 │ │ │ │ │ + tsteq sl, r0, lsr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, asr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1234371,39 +1233895,29 @@ │ │ │ │ │ smlalbteq r0, r1, r8, r3 │ │ │ │ │ cmpeq pc, r8, asr #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d2db0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - rscseq lr, sl, r0, lsl #25 │ │ │ │ │ - cmpeq r9, r8, lsr #11 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [pc], #-96 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ smlatbeq pc, r8, r2, r4 @ │ │ │ │ │ tsteq sl, r0, lsr #26 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, lsr r3 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq ip, r3, r8, asr r1 │ │ │ │ │ - tsteq sl, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x008d2db0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + rscseq lr, sl, r0, lsl #25 │ │ │ │ │ + cmpeq r9, r8, lsr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00774990 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1234441,34 +1233955,34 @@ │ │ │ │ │ sbcseq sp, r3, r0, lsl #25 │ │ │ │ │ cmpeq pc, r8, ror #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, lsl #19 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - adcseq r7, pc, r0, lsl #10 │ │ │ │ │ - @ instruction: 0x011b37b8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, asr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ cmpeq r2, r0, lsr #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r8, lsl #19 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + adcseq r7, pc, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x011b37b8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, ror r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ smlalbteq r0, r1, r8, pc @ │ │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1234601,29 +1234115,29 @@ │ │ │ │ │ rsceq r8, r8, r8, ror #6 │ │ │ │ │ ldrsbeq r1, [sp, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsl #31 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ + addeq r3, sp, r0, asr #27 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - tsteq pc, r0, asr #8 │ │ │ │ │ - cmpeq sl, r0, lsl #13 │ │ │ │ │ + rscseq lr, sl, r8, lsl #24 │ │ │ │ │ + cmpeq r9, r8, asr #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, asr #27 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + addeq r3, sp, r8, lsl #31 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - rscseq lr, sl, r8, lsl #24 │ │ │ │ │ - cmpeq r9, r8, asr #29 │ │ │ │ │ + tsteq pc, r0, asr #8 │ │ │ │ │ + cmpeq sl, r0, lsl #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, sp, r0, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1234785,15 +1234299,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r8, r1, r7 │ │ │ │ │ ldrhteq r5, [pc], r8 │ │ │ │ │ ldrsbteq r5, [pc], r0 │ │ │ │ │ adcseq r5, pc, r0, ror #4 │ │ │ │ │ adcseq r8, r3, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r5, r0, r8, asr #7 │ │ │ │ │ adcseq r5, pc, r8, asr r2 @ │ │ │ │ │ adcseq r5, pc, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ adcseq r5, pc, r0, lsl #5 │ │ │ │ │ @ instruction: 0x00841cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1234991,26 +1234505,26 @@ │ │ │ │ │ adcseq r5, pc, r0, lsl #11 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ adcseq r5, pc, r8, ror r5 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strhteq fp, [pc], r8 │ │ │ │ │ adcseq r5, pc, r0, asr r5 @ │ │ │ │ │ adcseq r5, pc, r8, lsl #11 │ │ │ │ │ - strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r5, r0, r8, asr #7 │ │ │ │ │ adcseq r5, pc, r0, ror #10 │ │ │ │ │ adcseq r5, pc, r8, lsl #10 │ │ │ │ │ ldrhteq r5, [pc], r8 │ │ │ │ │ adcseq r5, pc, r0, asr #7 │ │ │ │ │ adcseq r5, pc, r0, lsr #11 │ │ │ │ │ adcseq r8, r3, r8, asr #27 │ │ │ │ │ adcseq r5, pc, r0, lsl r6 @ │ │ │ │ │ @ instruction: 0x00841cb0 │ │ │ │ │ ldrhteq r5, [pc], r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r8, lsl #29 │ │ │ │ │ + adcseq sp, r0, r0, ror #28 │ │ │ │ │ adcseq r5, pc, r8, ror #10 │ │ │ │ │ adcseq r5, pc, r0, asr #11 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ adcseq r5, pc, r8, lsr #11 │ │ │ │ │ ldrsbteq r5, [pc], r0 │ │ │ │ │ ldrsbteq r5, [pc], r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -1235433,30 +1234947,30 @@ │ │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ │ adcseq r5, pc, r8, asr #23 │ │ │ │ │ ldrhteq r5, [pc], r0 │ │ │ │ │ adcseq r8, r3, r8, asr #27 │ │ │ │ │ adcseq r5, pc, r8, ror #24 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r6, r1, r0, r9 │ │ │ │ │ + sbceq r6, r1, r8, ror #18 │ │ │ │ │ adcseq r5, pc, r8, ror ip @ │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ adcseq r5, pc, r8, lsl #25 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r5, pc, r0, ror ip @ │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ umlalseq r5, pc, r8, ip @ │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ adcseq r5, pc, r0, ror #24 │ │ │ │ │ tsteq r3, r0, asr #18 │ │ │ │ │ adcseq r5, pc, r8, lsr #25 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrhteq r2, [r2], r8 │ │ │ │ │ + umlalseq r2, r2, r8, r9 @ │ │ │ │ │ adcseq r5, pc, r8, ror #23 │ │ │ │ │ ldrsbteq r5, [pc], r0 │ │ │ │ │ @ instruction: 0x00841cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ adcseq r5, pc, r8, asr #25 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ @@ -1235737,15 +1235251,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r8, ror #13 │ │ │ │ │ strdeq r1, [ip], #201 @ 0xc9 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsl #11 │ │ │ │ │ + adcseq r9, sl, r8, lsr #11 │ │ │ │ │ smulleq r7, ip, sp, r1 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r0, lsr #22 │ │ │ │ │ sbceq r7, fp, sp, lsr r6 │ │ │ │ │ @@ -1235815,15 +1235329,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ sbceq lr, r2, r0, lsr #27 │ │ │ │ │ sbceq r2, ip, r5, asr sl │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ subeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ + sbceq lr, r2, r8, lsl #15 │ │ │ │ │ sbceq r9, sp, r9, lsr #4 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r0, lsl #16 │ │ │ │ │ sbceq sl, fp, r9, ror #10 │ │ │ │ │ @@ -1235845,15 +1235359,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, r6, r8, asr #21 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r6, r9, r0, asr r6 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, lsl #30 │ │ │ │ │ + adcseq r9, sl, r0, ror #29 │ │ │ │ │ strheq r9, [lr], #205 @ 0xcd │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ strheq r7, [r6], #80 @ 0x50 │ │ │ │ │ andeq r1, r0, pc, lsr #9 │ │ │ │ │ @@ -1236025,15 +1235539,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adcseq r8, r7, r0, ror #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r0, lsr pc │ │ │ │ │ + adcseq sl, sp, r8, lsl #30 │ │ │ │ │ sbceq r7, r6, sp, lsr pc │ │ │ │ │ ldrshteq r6, [pc], r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq ip, [pc], r8 │ │ │ │ │ sbceq r7, r6, r9, asr #24 │ │ │ │ │ @@ -1236061,15 +1235575,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r8, ror #8 │ │ │ │ │ smulleq r7, r6, r5, sl │ │ │ │ │ ldrshteq r6, [pc], r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r3, [r0], #40 @ 0x28 │ │ │ │ │ + sbceq r3, r0, r0, lsl #6 │ │ │ │ │ sbceq r7, r6, sp, ror #31 │ │ │ │ │ ldrshteq r6, [pc], r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ sbceq r7, r6, r9, ror #28 │ │ │ │ │ @@ -1236091,15 +1235605,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sl, r7, r8, lsr r2 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addseq r3, r7, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, ror r6 @ │ │ │ │ │ + adcseq r9, pc, r8, asr #12 │ │ │ │ │ sbceq r7, r6, r9, lsl #20 │ │ │ │ │ ldrshteq r6, [pc], r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq pc, r3, r0, r9 @ │ │ │ │ │ sbcseq sp, r0, r1, lsr r3 │ │ │ │ │ @@ -1236289,15 +1235803,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adceq r2, pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, r7, r0, lsr r7 @ │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, lsr #31 │ │ │ │ │ + ldrsbteq r9, [pc], r0 │ │ │ │ │ sbceq r8, r8, r9, ror fp │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq lr, [pc], r8 │ │ │ │ │ sbceq r8, r8, r9, lsl fp │ │ │ │ │ @@ -1236331,15 +1235845,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, r7, r8, lsl #13 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq ip, fp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, ror fp @ │ │ │ │ │ + umlalseq r9, pc, r8, fp @ │ │ │ │ │ sbceq r8, r8, r1, lsl sl │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adceq r2, pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1236391,33 +1235905,33 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrshteq fp, [r7], r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq ip, fp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, lsl #20 │ │ │ │ │ + adcseq sl, ip, r0, lsr sl │ │ │ │ │ sbceq r8, r8, sp, lsl #17 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq r9, [sl], r8 │ │ │ │ │ + adcseq r9, sl, r8, asr r5 │ │ │ │ │ sbceq r8, r8, r9, lsl r8 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r2, [r0], #112 @ 0x70 │ │ │ │ │ sbceq r8, r8, r9, lsr #14 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r9, [fp], r8 │ │ │ │ │ + adcseq r9, fp, r0, lsr #22 │ │ │ │ │ strheq r8, [r8], #101 @ 0x65 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r0, asr sp │ │ │ │ │ sbceq r8, r8, r5, lsr #11 │ │ │ │ │ @@ -1236445,21 +1235959,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, asr r8 @ │ │ │ │ │ strheq r8, [r8], #73 @ 0x49 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r0, asr sp @ │ │ │ │ │ + adcseq fp, pc, r8, lsr #26 │ │ │ │ │ sbceq r8, r8, r5, asr r4 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq lr, pc, r0, lr @ │ │ │ │ │ + adcseq lr, pc, r0, ror #29 │ │ │ │ │ strheq r8, [r8], #49 @ 0x31 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ strhteq r2, [pc], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1236505,21 +1236019,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r3, [r0], #72 @ 0x48 │ │ │ │ │ sbceq r8, r8, sp, asr r1 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, lsl r9 │ │ │ │ │ + adcseq r9, sl, r0, asr #18 │ │ │ │ │ strdeq r8, [r8], #9 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq lr, [pc], r8 │ │ │ │ │ + adcseq lr, pc, r8, asr #22 │ │ │ │ │ smulleq r8, r8, r5, r0 @ │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ sbceq r1, r7, r0, asr #26 │ │ │ │ │ andeq r1, r0, r3, ror #21 │ │ │ │ │ @@ -1236553,15 +1236067,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sl, r7, r0, lsr #1 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r3, r8, r8, lsr #3 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, asr #12 │ │ │ │ │ + adcseq r9, pc, r0, ror r6 @ │ │ │ │ │ sbceq r8, r8, r5, lsr r0 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, r7, r0, lsr #19 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1236631,15 +1236145,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r8, asr #7 │ │ │ │ │ sbceq r3, r7, r9, lsr #3 │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r0, lsr sl │ │ │ │ │ + sbceq sp, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r3, [r7], #13 │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq sp, r2, r8, r6 │ │ │ │ │ ldrdeq r2, [r7], #229 @ 0xe5 │ │ │ │ │ @@ -1236679,15 +1236193,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ sbceq r2, r7, r5, lsl #16 │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq r9, [sl], r8 │ │ │ │ │ + umlalseq r9, sl, r0, lr │ │ │ │ │ rsbseq sl, sp, r9, asr ip │ │ │ │ │ adcseq r6, pc, r0, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ adcseq r8, pc, r0 │ │ │ │ │ @@ -1236718,15 +1236232,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, r7, r0, ror r9 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq sl, ip, r0, lr │ │ │ │ │ + ldrhteq sl, [ip], r8 │ │ │ │ │ sbceq r1, r7, r1, ror sp │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, r7, r8, lsr #24 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1236748,27 +1236262,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq r9, [fp], r8 │ │ │ │ │ sbceq r1, r7, r9, ror #30 │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, lsr #2 │ │ │ │ │ + adcseq ip, pc, r8, asr #2 │ │ │ │ │ sbceq r1, r7, r1, asr #26 │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, r7, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq lr, [pc], r8 │ │ │ │ │ + adcseq lr, pc, r0, asr #28 │ │ │ │ │ sbceq r1, r7, sp, lsl lr │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r2, [r0], #128 @ 0x80 │ │ │ │ │ sbceq r7, r8, r5, asr #31 │ │ │ │ │ @@ -1237006,15 +1236520,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sl, r7, r8, asr r3 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r9, pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r4, [pc], r8 │ │ │ │ │ + adcseq r4, pc, r0, lsl #26 │ │ │ │ │ sbceq r6, r8, r9, asr #19 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1237318,15 +1236832,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r0, asr #18 │ │ │ │ │ sbceq r7, r8, r1, lsl #23 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, ror r8 │ │ │ │ │ + adcseq r9, sl, r8, asr #17 │ │ │ │ │ sbceq r7, r8, sp, lsl fp │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, asr sl │ │ │ │ │ sbceq r7, r8, r9, lsr #21 │ │ │ │ │ @@ -1237336,15 +1236850,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r8, lsr ip @ │ │ │ │ │ sbceq r7, r8, r5, asr #20 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r8, asr sl │ │ │ │ │ + adcseq r9, fp, r0, lsl #21 │ │ │ │ │ sbceq r7, r8, r5, ror #19 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, r7, r0, lsr r3 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1237360,15 +1236874,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, lsr #2 │ │ │ │ │ sbceq r7, r8, r5, lsl #19 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ + adcseq sl, pc, r8, lsr #1 │ │ │ │ │ strdeq r8, [r8], #249 @ 0xf9 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, ror fp @ │ │ │ │ │ ldrdeq r9, [r8], #9 │ │ │ │ │ @@ -1237384,15 +1236898,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r8, lsl r9 @ │ │ │ │ │ sbceq r7, r8, r9, ror #17 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, asr #28 │ │ │ │ │ + adcseq ip, pc, r8, ror #28 │ │ │ │ │ sbceq r7, r8, r1, lsl #17 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sl, r7, r0, lsr #10 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1237420,15 +1236934,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, lsl #1 │ │ │ │ │ sbceq r7, r8, r1, lsr r7 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, lsr #2 │ │ │ │ │ + sbceq r1, r0, r0, ror r1 │ │ │ │ │ sbceq r7, r8, sp, lsr #13 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ eoreq r0, sl, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, asr #8 │ │ │ │ │ sbceq r7, r8, sp, lsl r6 │ │ │ │ │ @@ -1237444,15 +1236958,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq r9, [fp], r0 │ │ │ │ │ sbceq r7, r8, sp, asr r5 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r0, ror #29 │ │ │ │ │ + ldrhteq fp, [pc], r8 │ │ │ │ │ strdeq r7, [r8], #77 @ 0x4d │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq sl, ip, r8, r6 │ │ │ │ │ smulleq r7, r8, sp, r4 │ │ │ │ │ @@ -1237516,15 +1237030,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, lsr #21 │ │ │ │ │ sbceq r6, r8, r9, lsl #21 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, lsr #26 │ │ │ │ │ + adcseq ip, pc, r0, asr sp @ │ │ │ │ │ strheq r6, [r8], #169 @ 0xa9 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, ror #29 │ │ │ │ │ sbceq r6, r8, r9, ror #21 │ │ │ │ │ @@ -1237582,15 +1237096,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq lr, r7, r0, lsr r9 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addseq r5, r7, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq sp, [pc], r8 │ │ │ │ │ + ldrhteq sp, [pc], r0 │ │ │ │ │ sbceq r7, r8, r5, ror r0 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r0, lsr sl @ │ │ │ │ │ strdeq r6, [r8], #245 @ 0xf5 │ │ │ │ │ @@ -1237678,15 +1237192,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ umlalseq fp, r7, r0, fp │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrdeq pc, [r6], #136 @ 0x88 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r8, lsr #26 │ │ │ │ │ + adcseq r8, pc, r0, asr sp @ │ │ │ │ │ sbceq r6, r8, sp, lsr #26 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, lsr r2 @ │ │ │ │ │ smulleq r6, r8, r5, ip │ │ │ │ │ @@ -1237743,29 +1237257,29 @@ │ │ │ │ │ adcseq sl, r4, r8, asr #22 │ │ │ │ │ cmpeq r3, r8, lsr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r8, lsr #15 │ │ │ │ │ + rsbseq r6, r7, r8, asr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - cmpeq r1, r0, ror #16 │ │ │ │ │ - @ instruction: 0x015a6a90 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + smullseq lr, r3, r0, fp │ │ │ │ │ + cmpeq r8, r0, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, asr #23 │ │ │ │ │ + rsbseq r0, pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - smullseq lr, r3, r0, fp │ │ │ │ │ - cmpeq r8, r0, lsl #6 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + cmpeq r1, r0, ror #16 │ │ │ │ │ + @ instruction: 0x015a6a90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsr #13 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1238103,34 +1237617,34 @@ │ │ │ │ │ tsteq r3, r8, lsr #29 │ │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r2, r8, lsr r9 │ │ │ │ │ - @ instruction: 0x01529290 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ │ cmpeq r9, r0, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r2, r8, lsr r9 │ │ │ │ │ + @ instruction: 0x01529290 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008d28b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbteq lr, [sl], #64 @ 0x40 │ │ │ │ │ cmpeq fp, r0, lsr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238213,29 +1237727,29 @@ │ │ │ │ │ ldrhteq sl, [r4], r0 │ │ │ │ │ ldrsbeq r9, [r2, #-16] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r3, [sp], r0 │ │ │ │ │ + addeq r3, sp, r0, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - strheq r0, [r1, #-96] @ 0xffffffa0 │ │ │ │ │ - cmpeq r9, r8, lsr r5 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rscseq sl, fp, r8, ror #21 │ │ │ │ │ + tsteq r4, r8, ror r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, asr #7 │ │ │ │ │ + strdeq r3, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rscseq sl, fp, r8, ror #21 │ │ │ │ │ - tsteq r4, r8, ror r5 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + strheq r0, [r1, #-96] @ 0xffffffa0 │ │ │ │ │ + cmpeq r9, r8, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008d31b8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1238273,29 +1237787,29 @@ │ │ │ │ │ rsceq sp, r8, r0, lsl #31 │ │ │ │ │ tsteq r4, r8, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r3, sp, r8, r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r8, lsr r9 │ │ │ │ │ - cmpeq r2, r8, ror #7 │ │ │ │ │ + addeq r1, sp, r8, lsr pc │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + sbcseq ip, r3, r0, lsl r1 │ │ │ │ │ + cmneq r1, r8, ror #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsr r1 │ │ │ │ │ + umulleq r3, sp, r8, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - adcseq fp, lr, r0, ror sl │ │ │ │ │ - cmpeq sl, r8, asr r2 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r1, r8, lsr r9 │ │ │ │ │ + cmpeq r2, r8, ror #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r6, [r7], #-24 @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238303,19 +1237817,19 @@ │ │ │ │ │ rscseq lr, sl, r8, lsl r8 │ │ │ │ │ @ instruction: 0x0119ae98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sp, r8, lsr pc │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - sbcseq ip, r3, r0, lsl r1 │ │ │ │ │ - cmneq r1, r8, ror #11 │ │ │ │ │ + addeq r2, sp, r0, lsr r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + adcseq fp, lr, r0, ror sl │ │ │ │ │ + cmpeq sl, r8, asr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238333,34 +1237847,34 @@ │ │ │ │ │ rscseq r7, fp, r0, asr #8 │ │ │ │ │ @ instruction: 0x011b4198 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x00776790 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - tsteq r0, r8, lsl lr │ │ │ │ │ - cmpeq r4, r0, lsr ip │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsr #27 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ sbcseq ip, r3, r8, asr #7 │ │ │ │ │ @ instruction: 0x0111c2d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x00776790 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + tsteq r0, r8, lsl lr │ │ │ │ │ + cmpeq r4, r0, lsr ip │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r3, [sp], r0 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ sbcseq lr, r3, r8, lsr #17 │ │ │ │ │ cmpeq r8, r8, lsr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238373,19 +1237887,19 @@ │ │ │ │ │ adcseq r7, pc, r8, lsl lr @ │ │ │ │ │ tsteq fp, r0, lsl #25 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsl r1 │ │ │ │ │ + addeq r3, sp, r8, ror #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - @ instruction: 0x010bbe90 │ │ │ │ │ - tsteq fp, r8, ror #5 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + @ instruction: 0x01131890 │ │ │ │ │ + tsteq fp, r0, lsr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, lsr #18 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1238413,14 +1237927,24 @@ │ │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ │ cmpeq sp, r0, ror #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + @ instruction: 0x010bbe90 │ │ │ │ │ + tsteq fp, r8, ror #5 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ smlabbeq pc, r8, sl, sp @ │ │ │ │ │ cmpeq r6, r8, lsr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238433,24 +1237957,14 @@ │ │ │ │ │ rscseq r4, fp, r0, ror #22 │ │ │ │ │ ldrsheq r2, [fp, #-16] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, ror #23 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - @ instruction: 0x01131890 │ │ │ │ │ - tsteq fp, r0, lsr r1 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, asr #13 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ tsteq sl, r0, lsr #9 │ │ │ │ │ @ instruction: 0x011e98f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238553,34 +1238067,34 @@ │ │ │ │ │ smlabbeq sp, r8, r4, fp │ │ │ │ │ cmpeq r8, r8, ror #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r6, [r7], #-80 @ 0xffffffb0 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - adcseq r7, pc, r0, lsl #31 │ │ │ │ │ - @ instruction: 0x01530c98 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ tsteq fp, r0, lsl #7 │ │ │ │ │ cmpeq sl, r8, lsr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r6, [r7], #-80 @ 0xffffffb0 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + adcseq r7, pc, r0, lsl #31 │ │ │ │ │ + @ instruction: 0x01530c98 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ ldrheq r2, [r6, #-120] @ 0xffffff88 │ │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238775,29 +1238289,39 @@ │ │ │ │ │ sbcseq ip, r3, r8, lsl #30 │ │ │ │ │ ldrsbeq r2, [r9, #-64] @ 0xffffffc0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r0, ror #7 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq sp, r0, lsr #6 │ │ │ │ │ + cmpeq r6, r8, lsl r4 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ @ instruction: 0x0111d6f8 │ │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, ror #7 │ │ │ │ │ + rsbseq r7, r7, r0, ror r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq sp, r0, lsr #6 │ │ │ │ │ - cmpeq r6, r8, lsl r4 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq ip, r8, lsr r3 @ │ │ │ │ │ + tsteq fp, r8, lsl #28 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsl r0 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1238805,24 +1238329,14 @@ │ │ │ │ │ adcseq ip, fp, r0, ror #22 │ │ │ │ │ @ instruction: 0x0158be90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r0, ror r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq ip, r8, lsr r3 @ │ │ │ │ │ - tsteq fp, r8, lsl #28 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ strhteq pc, [r8], #24 @ │ │ │ │ │ ldrsbeq r1, [lr, #-152] @ 0xffffff68 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1238835,29 +1238349,29 @@ │ │ │ │ │ strdeq r0, [r1, #-224] @ 0xffffff20 │ │ │ │ │ tsteq r3, r8, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, lsr r2 │ │ │ │ │ + rsbseq r6, r7, r8, asr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq r7, fp, r8, lsl #6 │ │ │ │ │ - cmpeq r4, r8, ror #5 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + @ instruction: 0x011075f0 │ │ │ │ │ + cmneq r0, r0, lsl sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, asr #13 │ │ │ │ │ + rsbseq r6, r7, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - @ instruction: 0x011075f0 │ │ │ │ │ - cmneq r0, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq r7, fp, r8, lsl #6 │ │ │ │ │ + cmpeq r4, r8, ror #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239135,29 +1238649,29 @@ │ │ │ │ │ adcseq r7, pc, r0, lsr #18 │ │ │ │ │ cmneq r0, r8, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, lsr #18 │ │ │ │ │ + umulleq r3, sp, r0, sl │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - adcseq r6, pc, r8, ror #27 │ │ │ │ │ - tsteq fp, r0, lsl r6 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + ldrhteq r6, [pc], r0 │ │ │ │ │ + cmpeq r2, r0, lsl #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r3, sp, r0, sl │ │ │ │ │ + addeq r2, sp, r8, lsr #18 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - ldrhteq r6, [pc], r0 │ │ │ │ │ - cmpeq r2, r0, lsl #28 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + adcseq r6, pc, r8, ror #27 │ │ │ │ │ + tsteq fp, r0, lsl r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239285,69 +1238799,69 @@ │ │ │ │ │ tsteq r7, r0, ror #7 │ │ │ │ │ tsteq lr, r0, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsl #8 │ │ │ │ │ + rsbseq r7, r7, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - cmpeq r1, r0, asr #20 │ │ │ │ │ - tsteq fp, r8, lsl #24 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + rscseq lr, sl, r0, lsl r7 │ │ │ │ │ + @ instruction: 0x01549090 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r0, ror r5 @ │ │ │ │ │ + ldrshteq r0, [pc], #-80 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smlaltteq r0, r1, r0, r6 │ │ │ │ │ - tsteq r4, r0, asr pc │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + smlabbeq pc, r0, r6, sp @ │ │ │ │ │ + tsteq sp, r0, ror sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r0, [pc], #-80 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - smlabbeq pc, r0, r6, sp @ │ │ │ │ │ - tsteq sp, r0, ror sp │ │ │ │ │ + rsbseq r5, r7, r8, lsl #29 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq sl, r8, lsl r5 │ │ │ │ │ + cmpeq ip, r0, ror r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, ror fp │ │ │ │ │ + rsbseq r0, pc, r0, ror r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - cmpeq r1, r0, lsr r8 │ │ │ │ │ - tsteq sl, r0, lsl #26 @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smlaltteq r0, r1, r0, r6 │ │ │ │ │ + tsteq r4, r0, asr pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsl #29 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq sl, r8, lsl r5 │ │ │ │ │ - cmpeq ip, r0, ror r1 │ │ │ │ │ + addeq r2, sp, r0, lsl #8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + cmpeq r1, r0, asr #20 │ │ │ │ │ + tsteq fp, r8, lsl #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, lsl r8 │ │ │ │ │ + rsbseq r6, r7, r8, ror fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - rscseq lr, sl, r0, lsl r7 │ │ │ │ │ - @ instruction: 0x01549090 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + cmpeq r1, r0, lsr r8 │ │ │ │ │ + tsteq sl, r0, lsl #26 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r0, ror pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239365,19 +1238879,19 @@ │ │ │ │ │ @ instruction: 0x0116a3b0 │ │ │ │ │ cmpeq r4, r0, asr #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, lsr #15 │ │ │ │ │ + rsbseq r4, r7, r0, asr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r7, fp, r8, ror fp │ │ │ │ │ - tsteq fp, r0, ror #20 @ │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq r5, r4, r8, lsr ip │ │ │ │ │ + cmpeq r9, r0, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, asr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239385,39 +1238899,39 @@ │ │ │ │ │ @ instruction: 0x011398f0 │ │ │ │ │ cmpeq lr, r8, lsl #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, asr sp │ │ │ │ │ + rsbseq r7, r7, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq r5, r4, r8, lsr ip │ │ │ │ │ - cmpeq r9, r0, rrx │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r7, fp, r8, ror fp │ │ │ │ │ + tsteq fp, r0, ror #20 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsl sl │ │ │ │ │ + rsbseq r0, pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - adcseq r4, lr, r0, lsl #31 │ │ │ │ │ - @ instruction: 0x011478b8 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq r5, r8, lsl #6 │ │ │ │ │ + cmpeq r4, r0, asr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r8, asr #17 │ │ │ │ │ + rsbseq r5, r7, r8, lsl sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq r5, r8, lsl #6 │ │ │ │ │ - cmpeq r4, r0, asr sp │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + adcseq r4, lr, r0, lsl #31 │ │ │ │ │ + @ instruction: 0x011478b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r5, [r7], #-120 @ 0xffffff88 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1239435,39 +1238949,49 @@ │ │ │ │ │ @ instruction: 0x01107890 │ │ │ │ │ ldrdeq sl, [lr, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r3, sp, r0, asr #8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r0, r0, lsr #15 │ │ │ │ │ + cmneq r1, r8, lsl #23 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsr #3 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ │ @ instruction: 0x010f6998 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, asr #8 │ │ │ │ │ + @ instruction: 0x00775890 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r0, r0, lsr #15 │ │ │ │ │ - cmneq r1, r8, lsl #23 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + adcseq r7, r9, r8, asr #16 │ │ │ │ │ + tsteq lr, r8, ror r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x00775890 │ │ │ │ │ + addeq r3, sp, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - adcseq r7, r9, r8, asr #16 │ │ │ │ │ - tsteq lr, r8, ror r4 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r6, r8, asr #31 │ │ │ │ │ + @ instruction: 0x011ee2b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, lsl #16 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1239475,24 +1238999,14 @@ │ │ │ │ │ adcseq r6, pc, r0, ror sl @ │ │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsl r9 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r6, r8, asr #31 │ │ │ │ │ - @ instruction: 0x011ee2b0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ tsteq r3, r0, asr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239555,34 +1239069,34 @@ │ │ │ │ │ rscseq r7, fp, r8, ror #3 │ │ │ │ │ cmpeq fp, r8, ror fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r2, sp, r0, sp │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r9, r8, lsr #14 │ │ │ │ │ - cmpeq ip, r8, lsr #13 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r5, [r7], #-88 @ 0xffffffa8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ sbcseq lr, r3, r0, ror #19 │ │ │ │ │ ldrheq r9, [r5, #-128] @ 0xffffff80 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umulleq r2, sp, r0, sp │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ │ + cmpeq ip, r8, lsr #13 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq ip, r0, asr r9 │ │ │ │ │ cmpeq sl, r0, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239665,29 +1239179,29 @@ │ │ │ │ │ rsceq r0, r9, r0, lsl #13 │ │ │ │ │ cmpeq pc, r0, asr sp @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, lsl #25 │ │ │ │ │ + strdeq r3, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlalbteq r0, r1, r8, ip │ │ │ │ │ - tsteq pc, r8, ror r4 @ │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq fp, r0, asr #2 │ │ │ │ │ + @ instruction: 0x011e95d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r3, [sp], r0 │ │ │ │ │ + rsbseq r7, r7, r0, asr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq fp, r0, asr #2 │ │ │ │ │ - @ instruction: 0x011e95d8 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + @ instruction: 0x01562890 │ │ │ │ │ + cmpeq r4, r8, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, lsl #17 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1239695,19 +1239209,19 @@ │ │ │ │ │ adcseq r7, pc, r0, lsl sp @ │ │ │ │ │ cmpeq r4, r0, asr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r0, asr #13 │ │ │ │ │ + rsbseq r5, r7, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - @ instruction: 0x01562890 │ │ │ │ │ - cmpeq r4, r8, asr #10 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlalbteq r0, r1, r8, ip │ │ │ │ │ + tsteq pc, r8, ror r4 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, ror #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239735,61 +1239249,51 @@ │ │ │ │ │ ldrshteq sl, [fp], #80 @ 0x50 │ │ │ │ │ tsteq r3, r0, ror sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r7, [r7], #-56 @ 0xffffffc8 │ │ │ │ │ + rsbseq r5, r7, r0, lsr #6 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - adcseq r6, pc, r8, asr #19 │ │ │ │ │ - cmpeq lr, r0, lsr ip │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ldrheq r0, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ + tsteq r3, r8, ror r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, lsr #6 │ │ │ │ │ + ldrsbteq r7, [r7], #-56 @ 0xffffffc8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldrheq r0, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ - tsteq r3, r8, ror r5 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + adcseq r6, pc, r8, asr #19 │ │ │ │ │ + cmpeq lr, r0, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ adcseq fp, pc, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, lsl r3 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - rscseq r2, fp, r0, ror #1 │ │ │ │ │ - cmpeq r6, r0, lsl #11 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, asr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ │ tsteq pc, r0, asr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - adcseq r7, pc, r8, lsl #21 │ │ │ │ │ - cmpeq r9, r0, ror #5 │ │ │ │ │ + rsbseq r7, r7, r8, lsl r3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + rscseq r2, fp, r0, ror #1 │ │ │ │ │ + cmpeq r6, r0, lsl #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, asr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239807,14 +1239311,24 @@ │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ cmpeq sl, r0, asr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq r2, [sp], r0 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + adcseq r7, pc, r8, lsl #21 │ │ │ │ │ + cmpeq r9, r0, ror #5 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [r7], #-80 @ 0xffffffb0 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ adcseq r6, pc, r8, ror lr @ │ │ │ │ │ @ instruction: 0x0154d090 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1239867,29 +1239381,29 @@ │ │ │ │ │ adcseq fp, lr, r8, lsl r2 │ │ │ │ │ tsteq r3, r8, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, asr r8 │ │ │ │ │ + rsbseq r4, r7, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - tsteq r3, r0, ror #25 │ │ │ │ │ - cmpeq ip, r0, lsl #2 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + @ instruction: 0x011467d0 │ │ │ │ │ + @ instruction: 0x010e8698 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, lsr #30 │ │ │ │ │ + rsbseq r5, r7, r0, asr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - @ instruction: 0x011467d0 │ │ │ │ │ - @ instruction: 0x010e8698 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + tsteq r3, r0, ror #25 │ │ │ │ │ + cmpeq ip, r0, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, sp, r0, r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1240237,29 +1239751,39 @@ │ │ │ │ │ adcseq r6, pc, r0, lsr fp @ │ │ │ │ │ cmpeq r3, r0, asr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r1, sp, r0, ror #31 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + tsteq sl, r8, ror #21 │ │ │ │ │ + ldrheq r1, [fp, #-24] @ 0xffffffe8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008d33b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ │ cmpeq ip, r0, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sp, r0, ror #31 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - tsteq sl, r8, ror #21 │ │ │ │ │ - ldrheq r1, [fp, #-24] @ 0xffffffe8 │ │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r4, fp, r0, ror #25 │ │ │ │ │ + cmpeq r8, r8, ror r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, asr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1240267,19 +1239791,19 @@ │ │ │ │ │ tsteq r3, r8, ror #27 │ │ │ │ │ cmpeq r5, r0, lsr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r4, fp, r0, ror #25 │ │ │ │ │ - cmpeq r8, r8, ror r9 │ │ │ │ │ + addeq r2, sp, r8, asr pc │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + ldrdeq r0, [r9], #40 @ 0x28 @ │ │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1240307,19 +1239831,19 @@ │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ tsteq r4, r0, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, asr pc │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - ldrdeq r0, [r9], #40 @ 0x28 @ │ │ │ │ │ - tsteq r2, r8, asr #13 │ │ │ │ │ + addeq r3, sp, r8, lsl #11 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + sbcseq ip, r3, r8, lsr r0 │ │ │ │ │ + cmpeq r2, r8, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r6, [r7], #-128 @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1240327,24 +1239851,14 @@ │ │ │ │ │ rsceq fp, r8, r8, lsl #9 │ │ │ │ │ cmpeq r8, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsl #11 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - sbcseq ip, r3, r8, lsr r0 │ │ │ │ │ - cmpeq r2, r8, lsr #6 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ ldrdeq r8, [ip, -r8] │ │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1240687,49 +1240201,49 @@ │ │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ │ @ instruction: 0x015bcf98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, asr #28 │ │ │ │ │ + rsbseq r6, r7, r8, asr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq sl, r0, asr #17 │ │ │ │ │ - cmpeq r8, r8, lsr r0 @ │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + smlabbeq sp, r0, ip, r5 │ │ │ │ │ + cmpeq r7, r0, lsl #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsr r0 │ │ │ │ │ + ldrhteq r5, [r7], #-120 @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ │ - sbcseq r2, r5, r8, asr #19 │ │ │ │ │ - tsteq r7, r8, lsr #7 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq sp, r0, lsr #24 │ │ │ │ │ + cmpeq sl, r8, lsr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, asr #9 │ │ │ │ │ + addeq r3, sp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - smlabbeq sp, r0, ip, r5 │ │ │ │ │ - cmpeq r7, r0, lsl #12 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq sl, r0, asr #17 │ │ │ │ │ + cmpeq r8, r8, lsr r0 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r5, [r7], #-120 @ 0xffffff88 │ │ │ │ │ + addeq r2, sp, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq sp, r0, lsr #24 │ │ │ │ │ - cmpeq sl, r8, lsr #31 │ │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ │ + sbcseq r2, r5, r8, asr #19 │ │ │ │ │ + tsteq r7, r8, lsr #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, lsl #13 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1240869,34 +1240383,34 @@ │ │ │ │ │ smlabteq sp, r0, r5, fp │ │ │ │ │ cmpeq fp, r8, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq sl, fp, r8, ror #27 │ │ │ │ │ - cmneq r1, r0, asr r3 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r8, asr #29 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ smullseq sp, r3, r8, ip │ │ │ │ │ cmpeq sl, r8, lsr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r7, r7, r8, asr #19 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq sl, fp, r8, ror #27 │ │ │ │ │ + cmneq r1, r0, asr r3 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ ldrdeq r4, [pc, -r8] │ │ │ │ │ cmneq r1, r0, lsl #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1241019,34 +1240533,34 @@ │ │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ │ cmpeq r5, r0, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r8, ror r4 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - adcseq r7, r4, r8, lsr #14 │ │ │ │ │ - ldrdeq sl, [pc], r0 @ │ │ │ │ │ - addeq r1, r0, r0, lsr r4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, ror #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ tsteq ip, r0, asr #2 │ │ │ │ │ @ instruction: 0x011e9cf8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r0, pc, r8, ror r4 @ │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + adcseq r7, r4, r8, lsr #14 │ │ │ │ │ + adceq sl, pc, r8, lsr r2 @ │ │ │ │ │ + addeq r1, r0, r0, lsr r4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r0, lsr r2 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ adcseq r7, pc, r0, ror r4 @ │ │ │ │ │ cmneq r2, r0, asr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1241119,34 +1240633,34 @@ │ │ │ │ │ sbcseq r5, r4, r8, lsl #24 │ │ │ │ │ cmpeq r4, r0, lsl fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsl sp │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - @ instruction: 0x011108d8 │ │ │ │ │ - @ instruction: 0x0152d998 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x00776898 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ ldrsheq ip, [r3], #104 @ 0x68 │ │ │ │ │ tsteq sl, r0, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + @ instruction: 0x011108d8 │ │ │ │ │ + @ instruction: 0x0152d998 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ strheq r5, [sp, -r0] │ │ │ │ │ cmpeq r4, r8, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1241259,34 +1240773,34 @@ │ │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ │ cmneq r2, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, ror r0 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrsbteq ip, [fp], r8 │ │ │ │ │ - cmneq r2, r0, ror #27 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ tsteq r5, r0, ror #22 │ │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r3, sp, r8, ror r0 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + ldrsbteq ip, [fp], r8 │ │ │ │ │ + cmneq r2, r0, ror #27 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r3, [sp], r0 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ ldrheq ip, [r3], #96 @ 0x60 │ │ │ │ │ tsteq ip, r8, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1241619,34 +1241133,34 @@ │ │ │ │ │ rscseq sl, fp, r0, asr ip │ │ │ │ │ smlatteq ip, r8, r4, fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r6, [r7], #-96 @ 0xffffffa0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - cmpeq r1, r0, lsr r5 │ │ │ │ │ - cmpeq ip, r8, lsr #15 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, ror r6 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ adcseq r6, pc, r8, lsr ip @ │ │ │ │ │ tsteq r9, r0, lsr #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq r6, [r7], #-96 @ 0xffffffa0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + cmpeq r1, r0, lsr r5 │ │ │ │ │ + cmpeq ip, r8, lsr #15 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [pc], #-136 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ tsteq ip, r0, asr #11 │ │ │ │ │ cmpeq pc, r0, lsl #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1241719,24 +1241233,14 @@ │ │ │ │ │ ldrsbteq r7, [pc], r8 │ │ │ │ │ tsteq r0, r0, ror #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r4, [r7], #-144 @ 0xffffff70 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - ldrheq r5, [r4], #0 │ │ │ │ │ - ldrsbeq r8, [r3, -r0] │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, ror #21 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ ldrsbteq r7, [pc], r8 │ │ │ │ │ cmpeq sl, r8 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1241749,14 +1241253,24 @@ │ │ │ │ │ ldrsheq lr, [r3], #152 @ 0x98 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r4, [r7], #-144 @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + ldrheq r5, [r4], #0 │ │ │ │ │ + ldrsbeq r8, [r3, -r0] │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, ror #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq ip, r0, lsl #28 │ │ │ │ │ tsteq r2, r0, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1241871,34 +1241385,34 @@ │ │ │ │ │ adcseq r4, lr, r0, lsr #6 │ │ │ │ │ tsteq r3, r8, asr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r0, asr #3 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrshteq r7, [pc], r8 │ │ │ │ │ - cmpeq r5, r8, ror #22 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ │ tsteq r6, r0, lsl #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r6, r7, r0, asr #3 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + ldrshteq r7, [pc], r8 │ │ │ │ │ + cmpeq r5, r8, ror #22 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsr r9 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ sbcseq sp, r3, r8, ror fp │ │ │ │ │ cmneq r1, r0, lsl #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242021,29 +1241535,29 @@ │ │ │ │ │ adcseq ip, fp, r0, lsl #28 │ │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, ror r4 │ │ │ │ │ + @ instruction: 0x00776290 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - cmpeq r1, r8, lsl #18 │ │ │ │ │ - cmpeq r8, r0, lsr #10 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r7, fp, r0, lsl #31 │ │ │ │ │ + tsteq r6, r0, lsl #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x00776290 │ │ │ │ │ + addeq r2, sp, r0, ror r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r7, fp, r0, lsl #31 │ │ │ │ │ - tsteq r6, r0, lsl #22 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + cmpeq r1, r8, lsl #18 │ │ │ │ │ + cmpeq r8, r0, lsr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242071,24 +1241585,14 @@ │ │ │ │ │ @ instruction: 0x01139cb0 │ │ │ │ │ tsteq r9, r0, asr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r6, [r7], #-104 @ 0xffffff98 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - smlalbteq r0, r1, r0, r5 │ │ │ │ │ - ldrsbeq r0, [r6, #-176] @ 0xffffff50 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, ror r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq r3, r8, rrx │ │ │ │ │ @ instruction: 0x011b74d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242101,14 +1241605,24 @@ │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011ec8f0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r6, [r7], #-104 @ 0xffffff98 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + smlalbteq r0, r1, r0, r5 │ │ │ │ │ + ldrsbeq r0, [r6, #-176] @ 0xffffff50 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, sp, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq r5, r8, lsl lr │ │ │ │ │ tsteq r8, r8, ror #14 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242329,51 +1241843,41 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ rscseq r7, fp, r8, lsl #24 │ │ │ │ │ @ instruction: 0x01113e90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - eoreq r2, r5, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r2, r5, #48, 10 @ 0xc000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ │ tsteq pc, r8, lsl sl @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, lsr ip │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq ip, r0, asr r6 │ │ │ │ │ - cmpeq r6, r8, lsr #21 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ sbcseq r1, r4, r0, ror r7 │ │ │ │ │ cmpeq r3, r0, asr fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, asr r9 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - tsteq fp, r0, lsl r1 │ │ │ │ │ - @ instruction: 0x015b6198 │ │ │ │ │ + rsbseq r4, r7, r0, lsr ip │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq ip, r0, asr r6 │ │ │ │ │ + cmpeq r6, r8, lsr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242381,29 +1241885,29 @@ │ │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ │ cmpeq r8, r8, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, asr ip │ │ │ │ │ + rsbseq r5, r7, r8, asr r9 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq sp, r3, r0, lsr #24 │ │ │ │ │ - cmpeq sp, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + tsteq fp, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x015b6198 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r2, [sp], r0 │ │ │ │ │ + rsbseq r5, r7, r8, asr ip │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - tsteq r2, r0, ror sp │ │ │ │ │ - cmpeq r8, r0, asr #26 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq sp, r3, r0, lsr #24 │ │ │ │ │ + cmpeq sp, r0, lsl r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, lsr fp │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1242411,14 +1241915,24 @@ │ │ │ │ │ adcseq ip, fp, r0, lsr #18 │ │ │ │ │ @ instruction: 0x01106990 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r4, [r7], #-248 @ 0xffffff08 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + tsteq lr, r8, lsr #14 │ │ │ │ │ + ldrsheq fp, [r4, #-112] @ 0xffffff90 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ rsceq lr, r8, r8, asr #25 │ │ │ │ │ @ instruction: 0x015b0c90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242431,19 +1241945,19 @@ │ │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ │ tsteq ip, r8, asr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r4, [r7], #-248 @ 0xffffff08 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - tsteq lr, r8, lsr #14 │ │ │ │ │ - ldrsheq fp, [r4, #-112] @ 0xffffff90 │ │ │ │ │ + strdeq r2, [sp], r0 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + tsteq r2, r0, ror sp │ │ │ │ │ + cmpeq r8, r0, asr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242501,19 +1242015,19 @@ │ │ │ │ │ sbcseq r6, r4, r8, asr #4 │ │ │ │ │ cmneq r0, r8, lsl r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, lsr sp │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - sbcseq sp, r3, r8, ror #24 │ │ │ │ │ - ldrheq r5, [r2, #-112] @ 0xffffff90 │ │ │ │ │ + rsbseq r4, r7, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq sl, r0, lsr lr │ │ │ │ │ + cmneq r1, r0, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r8, ror #24 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1242521,59 +1242035,59 @@ │ │ │ │ │ sbcseq r0, r4, r8, lsr #8 │ │ │ │ │ cmpeq r4, r8, lsl #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, asr #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ │ - cmneq r1, r0, asr #13 │ │ │ │ │ + addeq r3, sp, r0, lsr sp │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + sbcseq sp, r3, r8, ror #24 │ │ │ │ │ + ldrheq r5, [r2, #-112] @ 0xffffff90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsl r0 │ │ │ │ │ + addeq r2, sp, r8, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - @ instruction: 0x011075d8 │ │ │ │ │ - cmneq r1, r8, lsr #4 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq r7, fp, r8, ror #24 │ │ │ │ │ + smlatbeq lr, r8, r3, sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, ror #24 │ │ │ │ │ + addeq r3, sp, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq r7, fp, r8, ror #24 │ │ │ │ │ - smlatbeq lr, r8, r3, sl │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + strdeq fp, [sp, -r8] │ │ │ │ │ + cmpeq r9, r8, lsr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r7, [r7], #-0 │ │ │ │ │ + addeq r2, sp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlatbeq ip, r8, fp, r8 │ │ │ │ │ - cmpeq r3, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + @ instruction: 0x011075d8 │ │ │ │ │ + cmneq r1, r8, lsr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, lsr r3 │ │ │ │ │ + ldrhteq r7, [r7], #-0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - strdeq fp, [sp, -r8] │ │ │ │ │ - cmpeq r9, r8, lsr #1 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlatbeq ip, r8, fp, r8 │ │ │ │ │ + cmpeq r3, r0, ror #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242581,29 +1242095,29 @@ │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ strdeq ip, [r0, #-208]! @ 0xffffff30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, ror #4 │ │ │ │ │ + rsbseq r0, pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - smlaltteq r0, r1, r0, ip │ │ │ │ │ - tsteq r9, r8, lsl #14 │ │ │ │ │ + rscseq r7, fp, r8, lsl r5 │ │ │ │ │ + tsteq r3, r0, lsr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r8, ror #10 │ │ │ │ │ + rsbseq r7, r7, r8, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - rscseq r7, fp, r8, lsl r5 │ │ │ │ │ - tsteq r3, r0, lsr #13 │ │ │ │ │ + smlaltteq r0, r1, r0, ip │ │ │ │ │ + tsteq r9, r8, lsl #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r8, ror #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242641,14 +1242155,24 @@ │ │ │ │ │ tsteq ip, r0, lsr #9 @ │ │ │ │ │ cmpeq lr, r0, asr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq r4, [r7], #-208 @ 0xffffff30 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq sl, r0, ror r1 │ │ │ │ │ + cmpeq r7, r8, rrx │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, asr #1 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ ldrshteq r7, [pc], r8 │ │ │ │ │ @ instruction: 0x01612f98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242661,24 +1242185,14 @@ │ │ │ │ │ adcseq r4, lr, r0, ror r1 │ │ │ │ │ tsteq fp, r8, ror #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r4, [r7], #-208 @ 0xffffff30 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq sl, r0, ror r1 │ │ │ │ │ - cmpeq r7, r8, rrx │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, ror #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ strheq r0, [r1, #-120] @ 0xffffff88 │ │ │ │ │ ldrheq r8, [sl, #-80] @ 0xffffffb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242711,34 +1242225,34 @@ │ │ │ │ │ rscseq r2, fp, r8, ror #9 │ │ │ │ │ tsteq r4, r8, ror #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, ror #12 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - adcseq r7, pc, r8, ror #21 │ │ │ │ │ - tsteq lr, r0, lsl #12 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ ldrdeq r8, [ip, -r0] │ │ │ │ │ @ instruction: 0x0152d598 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r8, ror #12 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + adcseq r7, pc, r8, ror #21 │ │ │ │ │ + tsteq lr, r0, lsl #12 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r0, ror #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ tsteq r1, r0, lsl #7 │ │ │ │ │ tsteq ip, r8, ror #18 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242933,39 +1242447,29 @@ │ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, lsr lr │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - @ instruction: 0x0111ddd0 │ │ │ │ │ - cmpeq sl, r0, asr #22 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, lsr lr │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ smullseq lr, r3, r0, r8 │ │ │ │ │ cmpeq r8, r8, ror #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, asr r4 │ │ │ │ │ + addeq r2, sp, r8, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq r7, fp, r0, ror #16 │ │ │ │ │ - tsteq r5, r8, asr #15 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + @ instruction: 0x0111ddd0 │ │ │ │ │ + cmpeq sl, r0, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242973,14 +1242477,24 @@ │ │ │ │ │ tsteq r0, r8, asr #10 │ │ │ │ │ @ instruction: 0x01552398 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r0, asr r4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq r7, fp, r0, ror #16 │ │ │ │ │ + tsteq r5, r8, asr #15 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ cmpeq fp, r0, ror #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1242993,24 +1242507,14 @@ │ │ │ │ │ @ instruction: 0x010d5590 │ │ │ │ │ cmpeq pc, r0, lsr sl @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r0, ror #10 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - cmpeq r1, r8, lsr #14 │ │ │ │ │ - cmneq r0, r0, lsr ip │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [pc], #-128 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ adcseq r7, pc, r0, lsl #28 │ │ │ │ │ @ instruction: 0x011bea98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243023,19 +1242527,19 @@ │ │ │ │ │ tsteq r6, r8, ror #9 │ │ │ │ │ ldrheq r2, [sl, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r6, [r7], #-72 @ 0xffffffb8 │ │ │ │ │ + rsbseq r6, r7, r0, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - ldrdeq pc, [pc], #-160 @ │ │ │ │ │ - tsteq sl, r0, lsr #10 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + cmpeq r1, r8, lsr #14 │ │ │ │ │ + cmneq r0, r0, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r6, [r7], #-144 @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243053,14 +1242557,24 @@ │ │ │ │ │ ldrshteq fp, [lr], r8 │ │ │ │ │ cmpeq ip, r8, lsr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq r6, [r7], #-72 @ 0xffffffb8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldrdeq pc, [pc], #-160 @ │ │ │ │ │ + tsteq sl, r0, lsr #10 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ ldrheq r8, [pc, #-208] @ bfd2f4 <__bss_end__@@Base+0x4ffc44> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243113,29 +1242627,29 @@ │ │ │ │ │ tsteq sp, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r0, lsr #12 │ │ │ │ │ + addeq r3, sp, r8, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq sp, r8, lsl #15 │ │ │ │ │ - cmpeq pc, r0, ror pc @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smullseq sp, r4, r8, r0 │ │ │ │ │ + tsteq fp, r0, ror r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, ror #8 │ │ │ │ │ + addeq r3, sp, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smullseq sp, r4, r8, r0 │ │ │ │ │ - tsteq fp, r0, ror r4 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq sp, r8, lsl #15 │ │ │ │ │ + cmpeq pc, r0, ror pc @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, asr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243573,29 +1243087,29 @@ │ │ │ │ │ ldrsbteq r6, [pc], r8 │ │ │ │ │ cmpeq ip, r0, lsr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, asr #7 │ │ │ │ │ + addeq r1, sp, r0, lsl pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - sbcseq r5, r4, r8, asr #1 │ │ │ │ │ - cmpeq r7, r0, ror #20 @ │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + tsteq r0, r0, ror #10 │ │ │ │ │ + tsteq sp, r8, lsl #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sp, r0, lsl pc │ │ │ │ │ + addeq r2, sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - tsteq r0, r0, ror #10 │ │ │ │ │ - tsteq sp, r8, lsl #15 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + sbcseq r5, r4, r8, asr #1 │ │ │ │ │ + cmpeq r7, r0, ror #20 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r8, lsl #10 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1243703,24 +1243217,14 @@ │ │ │ │ │ @ instruction: 0x010fd3b0 │ │ │ │ │ @ instruction: 0x010e1490 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r0, lsr r2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - smlaltteq r0, r1, r0, r3 │ │ │ │ │ - cmpeq lr, r8, lsl #25 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ @ instruction: 0x011a44d0 │ │ │ │ │ cmpeq r9, r0, asr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243733,19 +1243237,29 @@ │ │ │ │ │ rsceq r9, r8, r8, lsl #30 │ │ │ │ │ cmpeq lr, r8, ror #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, asr r4 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - ldrsbeq r0, [r5], #136 @ 0x88 │ │ │ │ │ - tsteq r9, r0, asr #24 │ │ │ │ │ + rsbseq r6, r7, r0, lsr r2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + smlaltteq r0, r1, r0, r3 │ │ │ │ │ + cmpeq lr, r8, lsl #25 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r8, lsl #18 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq r7, fp, r8, lsl r2 │ │ │ │ │ + cmpeq sl, r8, lsr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, asr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243753,19 +1243267,19 @@ │ │ │ │ │ tsteq sp, r0, lsr #24 │ │ │ │ │ cmpeq r9, r0, ror #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsl #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq r7, fp, r8, lsl r2 │ │ │ │ │ - cmpeq sl, r8, lsr #26 │ │ │ │ │ + rsbseq r7, r7, r8, asr r4 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldrsbeq r0, [r5], #136 @ 0x88 │ │ │ │ │ + tsteq r9, r0, asr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243925,29 +1243439,29 @@ │ │ │ │ │ rsceq r9, r8, r0, lsr #6 │ │ │ │ │ ldrdeq r6, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r3, [sp], r0 │ │ │ │ │ + rsbseq r5, r7, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - @ instruction: 0x011b11d0 │ │ │ │ │ - @ instruction: 0x015b1198 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq lr, sl, r8, asr #4 │ │ │ │ │ + tsteq fp, r0, asr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsl #8 │ │ │ │ │ + strdeq r3, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, sl, r8, asr #4 │ │ │ │ │ - tsteq fp, r0, asr sl │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + @ instruction: 0x011b11d0 │ │ │ │ │ + @ instruction: 0x015b1198 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1243955,34 +1243469,34 @@ │ │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ │ cmpeq r5, r8, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, lsl r6 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq sl, sl, r0, lsl #10 │ │ │ │ │ - cmpeq r2, r8, asr r4 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, asr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ cmpeq r5, r8, asr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, sp, r8, lsl r6 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq sl, sl, r0, lsl #10 │ │ │ │ │ + cmpeq r2, r8, asr r4 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq r4, r8, ror #3 │ │ │ │ │ @ instruction: 0x011afdb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244485,24 +1243999,14 @@ │ │ │ │ │ sbcseq r5, r4, r0, lsl #10 │ │ │ │ │ @ instruction: 0x015c2098 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, asr r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - ldrdeq r0, [r1, #-112] @ 0xffffff90 │ │ │ │ │ - cmpeq r8, r0, lsl #24 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r0, lsr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ rsceq r9, r8, r8, lsr #8 │ │ │ │ │ cmpeq fp, r0, lsl #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244515,14 +1244019,24 @@ │ │ │ │ │ adcseq r8, r9, r8, lsr r0 │ │ │ │ │ cmneq r0, r8, lsl r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r5, r7, r0, asr r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + ldrdeq r0, [r1, #-112] @ 0xffffff90 │ │ │ │ │ + cmpeq r8, r0, lsl #24 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ tsteq r7, r8, lsl #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244545,19 +1244059,19 @@ │ │ │ │ │ cmpeq r6, r8, asr #28 │ │ │ │ │ ldrsheq ip, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, ror #6 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - adcseq r6, pc, r0, asr #26 │ │ │ │ │ - tsteq r6, r8, ror #9 │ │ │ │ │ + addeq r2, sp, r0, lsl r6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq ip, r0, lsr r5 @ │ │ │ │ │ + tsteq r0, r0, lsr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, asr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244565,19 +1244079,19 @@ │ │ │ │ │ tsteq r1, r0, ror sl │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsl r6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq ip, r0, lsr r5 @ │ │ │ │ │ - tsteq r0, r0, lsr #9 │ │ │ │ │ + rsbseq r7, r7, r8, ror #6 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + adcseq r6, pc, r0, asr #26 │ │ │ │ │ + tsteq r6, r8, ror #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244695,29 +1244209,29 @@ │ │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ │ cmpeq r8, r0, ror r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r0, [pc], #-96 │ │ │ │ │ + ldrshteq r5, [r7], #-8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x011b16b0 │ │ │ │ │ - tsteq r6, r0, asr #22 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq ip, r0, ror #7 │ │ │ │ │ + ldrheq pc, [r3, #-32] @ 0xffffffe0 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r5, [r7], #-8 │ │ │ │ │ + ldrshteq r0, [pc], #-96 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq ip, r0, ror #7 │ │ │ │ │ - ldrheq pc, [r3, #-32] @ 0xffffffe0 @ │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x011b16b0 │ │ │ │ │ + tsteq r6, r0, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r7], #-16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244745,59 +1244259,49 @@ │ │ │ │ │ rscseq r7, fp, r8, asr #16 │ │ │ │ │ ldrsbeq r4, [r5, #-112] @ 0xffffff90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r4, [r7], #-152 @ 0xffffff68 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - cmpeq r1, r0, lsr #12 │ │ │ │ │ - cmpeq r4, r8, ror lr │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, lsl #7 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ sbcseq lr, r3, r8, ror #18 │ │ │ │ │ cmpeq r3, r8, ror #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, ror r9 │ │ │ │ │ + addeq r4, sp, r0, ror #1 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - adcseq fp, lr, r8, lsr r0 │ │ │ │ │ - cmpeq fp, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + adcseq r7, pc, r8, lsr #2 │ │ │ │ │ + cmpeq fp, r8, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, lsr #16 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - adcseq r6, pc, r0, asr ip @ │ │ │ │ │ - cmpeq r2, r0, asr r3 │ │ │ │ │ + ldrshteq r4, [r7], #-152 @ 0xffffff68 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + cmpeq r1, r0, lsr #12 │ │ │ │ │ + cmpeq r4, r8, ror lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, ror #1 │ │ │ │ │ + rsbseq r7, r7, r8, ror r9 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - adcseq r7, pc, r8, lsr #2 │ │ │ │ │ - cmpeq fp, r8, lsr r8 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + adcseq fp, lr, r8, lsr r0 │ │ │ │ │ + cmpeq fp, r0, asr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, ror #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244805,14 +1244309,24 @@ │ │ │ │ │ tsteq ip, r0, lsl #10 @ │ │ │ │ │ @ instruction: 0x01106390 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r6, r7, r8, lsr #16 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + adcseq r6, pc, r0, asr ip @ │ │ │ │ │ + cmpeq r2, r0, asr r3 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r7, r7, r0, asr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ │ cmpeq r2, r0, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244867,29 +1244381,29 @@ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsl #17 │ │ │ │ │ + rsbseq r6, r7, r8, asr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - smlalbbeq r0, r1, r8, sl │ │ │ │ │ - cmpeq r3, r0, lsl #17 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rsceq r6, r9, r0, lsl sl │ │ │ │ │ + @ instruction: 0x0155f398 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r8, asr #26 │ │ │ │ │ + rsbseq r5, r7, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rsceq r6, r9, r0, lsl sl │ │ │ │ │ - @ instruction: 0x0155f398 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + smlalbbeq r0, r1, r8, sl │ │ │ │ │ + cmpeq r3, r0, lsl #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r5, [r7], #-136 @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1244937,29 +1244451,29 @@ │ │ │ │ │ smlatteq fp, r0, pc, ip @ │ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, lsr #1 │ │ │ │ │ + addeq r3, sp, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ │ - @ instruction: 0x0158ab98 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r7, fp, r0, lsr r5 │ │ │ │ │ + @ instruction: 0x0155b390 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsr #5 │ │ │ │ │ + addeq r4, sp, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r7, fp, r0, lsr r5 │ │ │ │ │ - @ instruction: 0x0155b390 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r7, r8, lsl #18 │ │ │ │ │ + @ instruction: 0x0158ab98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r4, r7, r8, ror #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1245097,29 +1244611,29 @@ │ │ │ │ │ rscseq r6, fp, r8, ror #9 │ │ │ │ │ @ instruction: 0x011227d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ │ + ldrhteq r0, [pc], #-152 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - tsteq r8, r0, ror #7 │ │ │ │ │ - cmpeq r5, r8, lsl #4 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq fp, r8, asr sp │ │ │ │ │ + ldrsbeq r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r0, [pc], #-152 │ │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq fp, r8, asr sp │ │ │ │ │ - ldrsbeq r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + tsteq r8, r0, ror #7 │ │ │ │ │ + cmpeq r5, r8, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r8, asr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1245417,29 +1244931,29 @@ │ │ │ │ │ rscseq r7, fp, r0, ror #10 │ │ │ │ │ @ instruction: 0x0111a8f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, asr #18 │ │ │ │ │ + rsbseq r7, r7, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - cmpeq r1, r0, lsr #18 │ │ │ │ │ - tsteq fp, r0, ror #5 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x011cf9b0 │ │ │ │ │ + tsteq pc, r0, lsr r6 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r0, lsl #13 │ │ │ │ │ + rsbseq r5, r7, r0, asr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x011cf9b0 │ │ │ │ │ - tsteq pc, r0, lsr r6 @ │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + cmpeq r1, r0, lsr #18 │ │ │ │ │ + tsteq fp, r0, ror #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, ror #11 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1245697,14 +1245211,24 @@ │ │ │ │ │ strhteq pc, [r8], #192 @ 0xc0 @ │ │ │ │ │ cmpeq pc, r8, ror #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x008d27b0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9, lsl r0 │ │ │ │ │ + tsteq sl, r0, ror #22 │ │ │ │ │ + tsteq r0, r0, asr r2 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ rsceq ip, r8, r8, lsl fp │ │ │ │ │ cmpeq r5, r8, lsl r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1245717,24 +1245241,14 @@ │ │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ │ tsteq r9, r8, asr #20 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d27b0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9, lsl r0 │ │ │ │ │ - tsteq sl, r0, ror #22 │ │ │ │ │ - tsteq r0, r0, asr r2 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, ror #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq fp, r0, pc, ip @ │ │ │ │ │ ldrheq ip, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1245867,29 +1245381,29 @@ │ │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ │ msreq SPSR_irq, r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r0, asr #5 │ │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r7, r0, lsl #13 │ │ │ │ │ - tsteq r4, r0, asr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d5e90 │ │ │ │ │ + cmpeq sl, r0, lsl lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ │ + rsbseq r5, r7, r0, asr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d5e90 │ │ │ │ │ - cmpeq sl, r0, lsl lr │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r7, r0, lsl #13 │ │ │ │ │ + tsteq r4, r0, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r1, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1246199,29 +1245713,29 @@ │ │ │ │ │ rscseq r7, fp, r8, ror r8 │ │ │ │ │ tsteq r5, r8, lsr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sp, r8, lsr r7 │ │ │ │ │ + @ instruction: 0x00775090 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r0, lsl #31 │ │ │ │ │ - tsteq r9, r0, lsl r9 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + tsteq r7, r8, ror fp │ │ │ │ │ + cmneq r2, r8, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x00775090 │ │ │ │ │ + addeq r3, sp, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - tsteq r7, r8, ror fp │ │ │ │ │ - cmneq r2, r8, lsr #23 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r1, r0, lsl #31 │ │ │ │ │ + tsteq r9, r0, lsl r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r0, ror #20 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1246459,29 +1245973,29 @@ │ │ │ │ │ rscseq r4, fp, r8, ror #15 │ │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r8, asr #29 │ │ │ │ │ + addeq r2, sp, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - tsteq r1, r0, ror #19 │ │ │ │ │ - tsteq fp, r8, lsl r3 @ │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + ldrhteq r6, [fp], #0 │ │ │ │ │ + cmpeq r3, r8, asr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, sp, r0, lsr #19 │ │ │ │ │ + addeq r2, sp, r8, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrhteq r6, [fp], #0 │ │ │ │ │ - cmpeq r3, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + tsteq r1, r0, ror #19 │ │ │ │ │ + tsteq fp, r8, lsl r3 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r6, r7, r0, ror #30 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1246579,34 +1246093,34 @@ │ │ │ │ │ ldrdeq r0, [r1, #-160] @ 0xffffff60 │ │ │ │ │ tsteq fp, r0, lsl #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r1, [sp], r8 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - sbcseq ip, r3, r0, lsl #22 │ │ │ │ │ - tsteq sp, r8, lsl r9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ rscseq r7, fp, r8, lsl #3 │ │ │ │ │ tsteq sl, r8, lsl #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq r1, [sp], r8 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + sbcseq ip, r3, r0, lsl #22 │ │ │ │ │ + tsteq sp, r8, lsl r9 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r0, asr #18 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ │ tsteq sl, r0, ror #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1246789,39 +1246303,29 @@ │ │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ │ cmpeq r9, r8, ror #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r0, ror #28 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - @ instruction: 0x010f8c98 │ │ │ │ │ - cmpeq r2, r0, ror #31 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ │ cmpeq r8, r8, ror #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r0, lsl #11 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - smlatbeq pc, r8, r8, sp @ │ │ │ │ │ - tsteq r6, r0, lsl ip @ │ │ │ │ │ + rsbseq r6, r7, r0, ror #28 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + @ instruction: 0x010f8c98 │ │ │ │ │ + cmpeq r2, r0, ror #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r6, [r7], #-96 @ 0xffffffa0 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1246829,14 +1246333,24 @@ │ │ │ │ │ sbcseq ip, r3, r8, lsl fp │ │ │ │ │ cmpeq r3, r0, lsl #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r7, r7, r0, lsl #11 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + smlatbeq pc, r8, r8, sp @ │ │ │ │ │ + tsteq r6, r0, lsl ip @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ @ instruction: 0x0118a7b8 │ │ │ │ │ cmpeq r5, r0, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1246981,19 +1246495,19 @@ │ │ │ │ │ ldrsheq ip, [r3, -r8] │ │ │ │ │ cmpeq ip, r8, lsl #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r7, r7, r8, lsl sl │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - adcseq r7, pc, r8, ror fp @ │ │ │ │ │ - cmpeq sl, r0, ror #26 │ │ │ │ │ + rsbseq r5, r7, r8, asr #17 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r4, r0, lsr #32 @ │ │ │ │ │ + cmneq r0, r0, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, sp, r0, ror #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247001,42 +1246515,42 @@ │ │ │ │ │ tsteq r1, r8, lsr #17 │ │ │ │ │ cmpeq pc, r0, lsl #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, asr #17 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r4, r0, lsr #32 @ │ │ │ │ │ - cmneq r0, r0, lsr ip │ │ │ │ │ + rsbseq r7, r7, r8, lsl sl │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + adcseq r7, pc, r8, ror fp @ │ │ │ │ │ + cmpeq sl, r0, ror #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - adcseq r8, r4, r8, ror r2 │ │ │ │ │ - adcseq r3, r0, r8, lsr pc │ │ │ │ │ - addeq r1, r0, r0, lsr r4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq fp, r0, lsr #15 │ │ │ │ │ strheq r5, [r2, #-136]! @ 0xffffff78 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r0, pc, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + adcseq r8, r4, r8, ror r2 │ │ │ │ │ + adcseq r3, r0, r8, ror #30 │ │ │ │ │ + addeq r1, r0, r0, lsr r4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r6, [r7], #-24 @ 0xffffffe8 │ │ │ │ │ andeq r0, r1, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ rscseq sl, sl, r8, asr #4 │ │ │ │ │ cmneq r1, r8, ror #13 │ │ │ │ │ @@ -1247141,59 +1246655,59 @@ │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ ldrsbeq r0, [r3, #-248] @ 0xffffff08 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, pc, r0, lsr #9 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - adcseq r8, r4, r0, lsr #9 │ │ │ │ │ - adcseq r4, r0, r8, ror #3 │ │ │ │ │ - addeq r1, r0, r0, lsr r4 │ │ │ │ │ + rsbseq r5, r7, r8, lsr r8 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + sbcseq ip, r3, r0, ror #4 │ │ │ │ │ + ldrheq fp, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sp, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @ instruction: 0x010bb398 │ │ │ │ │ cmpeq r6, r0, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r5, r7, r8, lsr r8 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - sbcseq ip, r3, r0, ror #4 │ │ │ │ │ - ldrheq fp, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + rsbseq r0, pc, r0, lsr #9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + adcseq r8, r4, r0, lsr #9 │ │ │ │ │ + adcseq r4, r0, r8, asr #4 │ │ │ │ │ + addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r4, r7, r0, asr #21 │ │ │ │ │ + rsbseq r6, r7, r0, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #12 │ │ │ │ │ - tsteq ip, r8, lsr #17 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq sp, r0, lsl sp │ │ │ │ │ + tsteq r5, r8, ror r9 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r6, r7, r0, ror #2 │ │ │ │ │ + rsbseq r4, r7, r0, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq sp, r0, lsl sp │ │ │ │ │ - tsteq r5, r8, ror r9 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #12 │ │ │ │ │ + tsteq ip, r8, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r5, r7, r8, asr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247261,39 +1246775,39 @@ │ │ │ │ │ adcseq r7, pc, r8, lsr pc @ │ │ │ │ │ ldrheq r0, [r6, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r5, sp, r0, r5 │ │ │ │ │ + addeq pc, r7, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - smlatbeq fp, r8, r2, ip │ │ │ │ │ - ldrheq pc, [sp, #-184] @ 0xffffff48 @ │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rsceq r4, r9, r0, lsr r5 │ │ │ │ │ + cmpeq fp, r0, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r8, lsr r0 @ │ │ │ │ │ + umulleq r5, sp, r0, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rsceq r4, r9, r0, lsr r5 │ │ │ │ │ - cmpeq fp, r0, lsr #23 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + smlatbeq fp, r8, r2, ip │ │ │ │ │ + ldrheq pc, [sp, #-184] @ 0xffffff48 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r0, lsl #9 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r8, r8, lsr #8 │ │ │ │ │ - cmpeq r5, r8, asr lr │ │ │ │ │ + addeq r5, sp, r0, ror #22 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010bcfb0 │ │ │ │ │ + ldrsbeq r5, [fp, #-112] @ 0xffffff90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008d48b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247301,19 +1246815,19 @@ │ │ │ │ │ @ instruction: 0x011079f8 │ │ │ │ │ tsteq r2, r0, ror #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, ror #22 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010bcfb0 │ │ │ │ │ - ldrsbeq r5, [fp, #-112] @ 0xffffff90 │ │ │ │ │ + addeq r0, r8, r0, lsl #9 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r8, r8, lsr #8 │ │ │ │ │ + cmpeq r5, r8, asr lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247341,29 +1246855,39 @@ │ │ │ │ │ adcseq fp, lr, r8, asr #4 │ │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r5, sp, r8, lsr #13 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x0111dc98 │ │ │ │ │ + cmpeq r9, r0, asr #20 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r0, lsr #26 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ smlatteq pc, r8, sp, r8 │ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, lsr #13 │ │ │ │ │ + addeq r5, sp, r0, ror r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0x0111dc98 │ │ │ │ │ - cmpeq r9, r0, asr #20 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rsceq lr, r8, r8, lsl #27 │ │ │ │ │ + cmneq r0, r0, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r8, ror #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247371,24 +1246895,14 @@ │ │ │ │ │ adcseq r4, lr, r0, lsl #25 │ │ │ │ │ cmpeq r6, r8, lsr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, ror r2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rsceq lr, r8, r8, lsl #27 │ │ │ │ │ - cmneq r0, r0, rrx │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247431,19 +1246945,19 @@ │ │ │ │ │ rscseq sp, sl, r8, lsl r5 │ │ │ │ │ ldrheq pc, [r5, #-96] @ 0xffffffa0 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r0, r8, r8, r9 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - smlalbbeq r0, r1, r0, pc @ │ │ │ │ │ - tsteq fp, r0, lsr #19 │ │ │ │ │ + ldrdeq r6, [sp], r8 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + umlalseq r9, r4, r8, r9 │ │ │ │ │ + cmpeq fp, r0, ror #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, lsr ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247461,19 +1246975,19 @@ │ │ │ │ │ sbcseq sp, r3, r8, asr #25 │ │ │ │ │ cmpeq r9, r0, lsl #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r6, [sp], r8 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - umlalseq r9, r4, r8, r9 │ │ │ │ │ - cmpeq fp, r0, ror #2 │ │ │ │ │ + umulleq r0, r8, r8, r9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + smlalbbeq r0, r1, r0, pc @ │ │ │ │ │ + tsteq fp, r0, lsr #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r8, asr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247651,29 +1247165,29 @@ │ │ │ │ │ strheq r0, [r1, #-144] @ 0xffffff70 │ │ │ │ │ cmpeq r6, r8, ror r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ │ + addeq r5, sp, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq fp, r8, lsr #26 │ │ │ │ │ - cmneq r0, r8, lsr ip │ │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ │ + @ instruction: 0x01110ab8 │ │ │ │ │ + cmpeq sl, r8, lsr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, lsr #22 │ │ │ │ │ + ldrdeq lr, [r7], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ │ - @ instruction: 0x01110ab8 │ │ │ │ │ - cmpeq sl, r8, lsr #13 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ │ + cmneq r0, r8, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247963,24 +1247477,14 @@ │ │ │ │ │ ldrsbeq lr, [r3], #136 @ 0x88 │ │ │ │ │ cmpeq r3, r0, asr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, lsr #23 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - smlaltteq r0, r1, r8, r7 │ │ │ │ │ - smceq 344 @ 0x158 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r0, r8, r8, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ cmpeq r2, r8, lsr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1247993,19 +1247497,19 @@ │ │ │ │ │ adcseq ip, fp, r8, lsl lr │ │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ │ + addeq r4, sp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - tsteq r6, r0, lsr #15 │ │ │ │ │ - ldrdeq r4, [r2, #-56]! @ 0xffffffc8 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + smlaltteq r0, r1, r8, r7 │ │ │ │ │ + smceq 344 @ 0x158 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, ror #10 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1248013,29 +1247517,49 @@ │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ cmpeq r2, r0, lsr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, lsr sp │ │ │ │ │ + addeq pc, r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x011b13f8 │ │ │ │ │ - tsteq r2, r8, lsl #1 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r6, r0, lsr #3 │ │ │ │ │ + tsteq r7, r8, lsr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d49b0 │ │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - tsteq r8, r0, lsr fp │ │ │ │ │ - tsteq r2, r8, ror #5 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + tsteq r6, r0, lsr #15 │ │ │ │ │ + ldrdeq r4, [r2, #-56]! @ 0xffffffc8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r1, r8, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq r6, fp, r8, ror #15 │ │ │ │ │ + cmpeq r8, r0, lsl r8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r4, sp, r8, lsr sp │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x011b13f8 │ │ │ │ │ + tsteq r2, r8, lsl #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, asr #7 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1248043,19 +1247567,19 @@ │ │ │ │ │ ldrshteq ip, [fp], r8 │ │ │ │ │ cmpeq ip, r0, lsl #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r0, lsl #28 │ │ │ │ │ + @ instruction: 0x008d49b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r6, r0, lsr #3 │ │ │ │ │ - tsteq r7, r8, lsr #14 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + tsteq r8, r0, lsr fp │ │ │ │ │ + tsteq r2, r8, ror #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248073,24 +1247597,14 @@ │ │ │ │ │ smlabbeq ip, r0, r3, r5 │ │ │ │ │ cmpeq pc, r8, lsl sl @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r8, lsr #2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq r6, fp, r8, ror #15 │ │ │ │ │ - cmpeq r8, r0, lsl r8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [r7], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ sbcseq r5, r4, r8, lsl r5 │ │ │ │ │ tsteq sp, r8, ror #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248113,29 +1247627,29 @@ │ │ │ │ │ cmpeq r2, r0, ror #16 │ │ │ │ │ adcseq r5, r0, r8, ror r6 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, asr lr │ │ │ │ │ + addeq r1, r8, r0, ror r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x0119ce90 │ │ │ │ │ - @ instruction: 0x01592390 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + rsceq ip, r8, r0, lsr #24 │ │ │ │ │ + tsteq pc, r8, lsl #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r0, ror r1 │ │ │ │ │ + addeq r5, sp, r0, asr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - rsceq ip, r8, r0, lsr #24 │ │ │ │ │ - tsteq pc, r8, lsl #27 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x0119ce90 │ │ │ │ │ + @ instruction: 0x01592390 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248183,29 +1247697,29 @@ │ │ │ │ │ smlatbeq fp, r0, sp, fp │ │ │ │ │ cmneq r1, r8, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, lsr #22 │ │ │ │ │ + addeq r4, sp, r8, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - cmpeq r1, r8, lsl r8 │ │ │ │ │ - cmneq r0, r8, lsl #2 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq pc, r0, asr r6 @ │ │ │ │ │ + cmpeq sp, r0, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, ror #27 │ │ │ │ │ + addeq r4, sp, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq pc, r0, asr r6 @ │ │ │ │ │ - cmpeq sp, r0, asr #10 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + cmpeq r1, r8, lsl r8 │ │ │ │ │ + cmneq r0, r8, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248273,39 +1247787,39 @@ │ │ │ │ │ smlabteq fp, r0, r2, ip │ │ │ │ │ ldrsbeq pc, [sp, #-184] @ 0xffffff48 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, asr #28 │ │ │ │ │ + addeq r0, r8, r8, ror #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - adcseq fp, r3, r8, lsr #26 │ │ │ │ │ - tsteq r4, r0, ror #13 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq r7, fp, r8, asr sp │ │ │ │ │ + cmpeq r8, r0, lsl #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r8, ror #23 │ │ │ │ │ + addeq r4, sp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq r7, fp, r8, asr sp │ │ │ │ │ - cmpeq r8, r0, lsl #17 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + adcseq fp, r3, r8, lsr #26 │ │ │ │ │ + tsteq r4, r0, ror #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r0, r8, r8, sl │ │ │ │ │ + addeq r0, r8, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsl r0 │ │ │ │ │ - rsceq r0, r9, r8, asr #13 │ │ │ │ │ - cmpeq sp, r8, lsl #17 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + sbcseq r0, r4, r0, lsr r2 │ │ │ │ │ + cmpeq r3, r0, lsl sp @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248313,19 +1247827,19 @@ │ │ │ │ │ smlaleq fp, r8, r8, r6 │ │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r8, lsr #6 │ │ │ │ │ + umulleq r0, r8, r8, sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - sbcseq r0, r4, r0, lsr r2 │ │ │ │ │ - cmpeq r3, r0, lsl sp @ │ │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ │ + rsceq r0, r9, r8, asr #13 │ │ │ │ │ + cmpeq sp, r8, lsl #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, r7, r0, sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248573,29 +1248087,29 @@ │ │ │ │ │ @ instruction: 0x011c8cf8 │ │ │ │ │ @ instruction: 0x011327f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r5, [sp], r8 │ │ │ │ │ + ldrdeq pc, [r7], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - cmpeq r1, r0, ror #10 │ │ │ │ │ - cmpeq r2, r8, ror r7 │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + tsteq r9, r8, asr #25 │ │ │ │ │ + @ instruction: 0x01183498 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq pc, [r7], r8 │ │ │ │ │ + strheq r5, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - tsteq r9, r8, asr #25 │ │ │ │ │ - @ instruction: 0x01183498 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + cmpeq r1, r0, ror #10 │ │ │ │ │ + cmpeq r2, r8, ror r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r0, asr #17 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1248703,29 +1248217,29 @@ │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ cmneq r1, r0, ror #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r8, lsl #12 │ │ │ │ │ + addeq r5, sp, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r3, r0, lsl #1 │ │ │ │ │ - cmpeq r5, r0, lsl #28 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r3, r0, lsr #18 │ │ │ │ │ + tsteq r1, r0, ror #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, lsr #17 │ │ │ │ │ + addeq r1, r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r3, r0, lsr #18 │ │ │ │ │ - tsteq r1, r0, ror #3 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r3, r0, lsl #1 │ │ │ │ │ + cmpeq r5, r0, lsl #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248863,19 +1248377,19 @@ │ │ │ │ │ tsteq r1, r8, asr #1 │ │ │ │ │ tsteq lr, r0, lsr r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r0, lsr r0 @ │ │ │ │ │ + @ instruction: 0x008d54b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - strdeq r0, [r1, #-128] @ 0xffffff80 │ │ │ │ │ - cmpeq r3, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq fp, r8, lsr r9 │ │ │ │ │ + cmpeq r3, r0, asr #6 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r0, r8, r8, r6 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @@ -1248883,19 +1248397,19 @@ │ │ │ │ │ adcseq r6, pc, r0, lsr #27 │ │ │ │ │ @ instruction: 0x015fa490 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d54b8 │ │ │ │ │ + addeq pc, r7, r0, lsr r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq fp, r8, lsr r9 │ │ │ │ │ - cmpeq r3, r0, asr #6 @ │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + strdeq r0, [r1, #-128] @ 0xffffff80 │ │ │ │ │ + cmpeq r3, r0, lsl r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248955,19 +1248469,19 @@ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r4, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0087f1b8 │ │ │ │ │ + addeq r4, sp, r8, asr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - rscseq r6, fp, r8, lsl #18 │ │ │ │ │ - cmpeq r3, r8, lsl #28 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r7, fp, r8, lsr #29 │ │ │ │ │ + ldrsbeq r2, [r3, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r8, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1248975,19 +1248489,19 @@ │ │ │ │ │ rscseq sl, fp, r8, lsr ip │ │ │ │ │ @ instruction: 0x011227b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, asr #26 │ │ │ │ │ + @ instruction: 0x0087f1b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r7, fp, r8, lsr #29 │ │ │ │ │ - ldrsbeq r2, [r3, -r8] │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + rscseq r6, fp, r8, lsl #18 │ │ │ │ │ + cmpeq r3, r8, lsl #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, asr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1249135,49 +1248649,49 @@ │ │ │ │ │ adcseq r6, pc, r8, ror #9 │ │ │ │ │ cmpeq sl, r8, lsr #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq pc, [r7], r0 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - adcseq r6, pc, r8, lsr r6 @ │ │ │ │ │ - tsteq r2, r8, ror #30 │ │ │ │ │ + addeq r4, sp, r0, lsr lr │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + @ instruction: 0x011d37d0 │ │ │ │ │ + tsteq r3, r0, lsr #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, lsr #7 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - smlatbeq fp, r8, fp, ip │ │ │ │ │ - cmpeq r6, r8, lsl r0 │ │ │ │ │ + ldrdeq pc, [r7], r0 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + adcseq r6, pc, r8, lsr r6 @ │ │ │ │ │ + tsteq r2, r8, ror #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, lsr lr │ │ │ │ │ + addeq pc, r7, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - @ instruction: 0x011d37d0 │ │ │ │ │ - tsteq r3, r0, lsr #16 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + adcseq fp, lr, r0, lsr r2 │ │ │ │ │ + tsteq r2, r0, ror #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r0, lsr #24 │ │ │ │ │ + addeq r5, sp, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - adcseq fp, lr, r0, lsr r2 │ │ │ │ │ - tsteq r2, r0, ror #15 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + smlatbeq fp, r8, fp, ip │ │ │ │ │ + cmpeq r6, r8, lsl r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, r7, r0, sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1249275,29 +1248789,29 @@ │ │ │ │ │ tsteq ip, r0, lsr r2 │ │ │ │ │ ldrsbeq r0, [r5, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r0, lsr r3 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + addeq lr, r7, r0, ror #16 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - tsteq lr, r8, asr #4 │ │ │ │ │ - tsteq r0, r8, ror #2 │ │ │ │ │ + sbcseq ip, r3, r0, asr #2 │ │ │ │ │ + msreq SPSR_irq, r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r0, ror #16 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ + addeq r1, r8, r0, lsr r3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - sbcseq ip, r3, r0, asr #2 │ │ │ │ │ - msreq SPSR_irq, r0 │ │ │ │ │ + tsteq lr, r8, asr #4 │ │ │ │ │ + tsteq r0, r8, ror #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, sp, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250007,28 +1249521,28 @@ │ │ │ │ │ adceq ip, lr, r8, lsl #28 │ │ │ │ │ cmpeq r2, r0, asr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sl, ip, r8, asr lr │ │ │ │ │ + addeq sl, ip, r8, asr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - sbcseq r8, r6, r8, asr #29 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + sbcseq r3, r5, r8, asr #15 │ │ │ │ │ ldrsbteq ip, [r0], r0 │ │ │ │ │ addeq r1, r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sl, ip, r8, asr sp │ │ │ │ │ + addeq sl, ip, r8, asr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - sbcseq r3, r5, r8, asr #15 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + sbcseq r8, r6, r8, asr #29 │ │ │ │ │ ldrshteq ip, [r0], r8 │ │ │ │ │ addeq r1, r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, ror #15 │ │ │ │ │ @@ -1250187,14 +1249701,24 @@ │ │ │ │ │ sbcseq r8, r6, r8, lsr #3 │ │ │ │ │ cmpeq lr, r0, ror fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umulleq r5, sp, r8, r2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + rscseq fp, r9, r8, asr #12 │ │ │ │ │ + tsteq r9, r0, lsl #31 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, r7, r8, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ rscseq r5, sl, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011427d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250227,24 +1249751,14 @@ │ │ │ │ │ adcseq fp, r1, r8, ror #10 │ │ │ │ │ @ instruction: 0x01162e98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r5, sp, r8, r2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - rscseq fp, r9, r8, asr #12 │ │ │ │ │ - tsteq r9, r0, lsl #31 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r8], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ │ ldrsheq r6, [sl, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250607,19 +1250121,19 @@ │ │ │ │ │ sbcseq r3, r5, r8, lsl #29 │ │ │ │ │ ldrhteq sp, [r0], r0 │ │ │ │ │ addeq r1, r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r8, lsr #9 │ │ │ │ │ + addeq r0, r8, r0, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r4, r8, ror #10 │ │ │ │ │ - cmpeq sl, r8, asr r8 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq r8, r8, ror #15 │ │ │ │ │ + cmpeq sl, r8, asr #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250627,19 +1250141,19 @@ │ │ │ │ │ tsteq r4, r8, lsr #24 │ │ │ │ │ cmpeq r2, r8, lsr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r0, rrx │ │ │ │ │ + addeq lr, r7, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq r8, r8, ror #15 │ │ │ │ │ - cmpeq sl, r8, asr #7 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r4, r8, ror #10 │ │ │ │ │ + cmpeq sl, r8, asr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r4, sp, r0, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250737,14 +1250251,24 @@ │ │ │ │ │ sbcseq r8, r6, r8, asr #8 │ │ │ │ │ tsteq pc, r0, ror r9 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r7, r8, asr #10 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq r8, sl, r8, asr #24 │ │ │ │ │ + cmpeq sl, r0, ror #3 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ rscseq r5, sl, r8, ror #18 │ │ │ │ │ cmpeq r6, r8, asr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250757,24 +1250281,14 @@ │ │ │ │ │ rscseq r8, sl, r8, lsl #15 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r8, asr #10 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq r8, sl, r8, asr #24 │ │ │ │ │ - cmpeq sl, r0, ror #3 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r7], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ rscseq r3, sl, r8, lsl #23 │ │ │ │ │ @ instruction: 0x010e4b90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250887,29 +1250401,29 @@ │ │ │ │ │ adceq r8, pc, r8, lsr #17 │ │ │ │ │ @ instruction: 0x011a1ef8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, lsl r9 │ │ │ │ │ + ldrdeq r5, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r5, r8, lsl #15 │ │ │ │ │ - @ instruction: 0x0111c990 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + rscseq r8, sl, r8, asr #19 │ │ │ │ │ + tsteq sp, r8, lsl r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ │ + addeq r5, sp, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - rscseq r8, sl, r8, asr #19 │ │ │ │ │ - tsteq sp, r8, lsl r3 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r5, r8, lsl #15 │ │ │ │ │ + @ instruction: 0x0111c990 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1250917,29 +1250431,29 @@ │ │ │ │ │ tsteq r8, r8, ror #17 │ │ │ │ │ cmpeq sl, r0, ror #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, asr #21 │ │ │ │ │ + addeq lr, r7, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - cmpeq r5, r8, lsl #18 │ │ │ │ │ - @ instruction: 0x015dc390 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + adceq r0, lr, r8, ror #17 │ │ │ │ │ + tsteq r7, r0, lsl lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r0, lsr #17 │ │ │ │ │ + addeq r5, sp, r8, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - adceq r0, lr, r8, ror #17 │ │ │ │ │ - tsteq r7, r0, lsl lr │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + cmpeq r5, r8, lsl #18 │ │ │ │ │ + @ instruction: 0x015dc390 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251119,29 +1250633,29 @@ │ │ │ │ │ rscseq r5, sl, r8, lsr #4 │ │ │ │ │ cmpeq r7, r8, ror #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq pc, [r7], r0 │ │ │ │ │ + addeq lr, r7, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, r9, r8, lsr #22 │ │ │ │ │ - cmpeq r9, r8, asr r6 │ │ │ │ │ + smlatbeq lr, r8, r6, r2 │ │ │ │ │ + cmpeq r2, r8, ror #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r0, lsl #8 │ │ │ │ │ + ldrdeq pc, [r7], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - smlatbeq lr, r8, r6, r2 │ │ │ │ │ - cmpeq r2, r8, ror #16 │ │ │ │ │ + rscseq lr, r9, r8, lsr #22 │ │ │ │ │ + cmpeq r9, r8, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r0, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251239,29 +1250753,29 @@ │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ @ instruction: 0x0151e590 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r8, ror #27 │ │ │ │ │ + addeq r5, sp, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - adceq r8, pc, r8, lsr #21 │ │ │ │ │ - cmpeq r4, r0, asr #30 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + rscseq r3, sl, r8, lsl #6 │ │ │ │ │ + cmneq r1, r0, lsr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, lsr #5 │ │ │ │ │ + addeq lr, r7, r8, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - rscseq r3, sl, r8, lsl #6 │ │ │ │ │ - cmneq r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + adceq r8, pc, r8, lsr #21 │ │ │ │ │ + cmpeq r4, r0, asr #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r4, sp, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251369,29 +1250883,29 @@ │ │ │ │ │ rscseq r7, sl, r8, ror #12 │ │ │ │ │ cmpeq r9, r0, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r8, lsr #14 │ │ │ │ │ + addeq r5, sp, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq r5, sl, r8, lsl #24 │ │ │ │ │ - tsteq sp, r0, lsl #4 @ │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + tsteq r4, r8, lsl #21 │ │ │ │ │ + smlatteq sp, r8, sp, r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, asr #31 │ │ │ │ │ + addeq lr, r7, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - tsteq r4, r8, lsl #21 │ │ │ │ │ - smlatteq sp, r8, sp, r3 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq r5, sl, r8, lsl #24 │ │ │ │ │ + tsteq sp, r0, lsl #4 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0087eab8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251569,19 +1251083,19 @@ │ │ │ │ │ rsceq sl, r8, r8, lsr #7 │ │ │ │ │ ldrsbeq sp, [r7, #-208] @ 0xffffff30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, ror #1 │ │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq r7, sl, r8, asr #14 │ │ │ │ │ - tsteq sl, r0, lsr #24 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ │ + strdeq r4, [sp, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251589,19 +1251103,19 @@ │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ tsteq r2, r8, lsl r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [r8], r0 @ │ │ │ │ │ + addeq r5, sp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - tsteq r5, r8, lsl #8 │ │ │ │ │ - strdeq r4, [sp, -r0] │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq r7, sl, r8, asr #14 │ │ │ │ │ + tsteq sl, r0, lsr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251769,29 +1251283,29 @@ │ │ │ │ │ adcseq sp, r2, r8, lsl #31 │ │ │ │ │ tsteq r1, r8, ror #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r0, ror r4 │ │ │ │ │ + addeq pc, r7, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - adcseq fp, r0, r8, lsr #8 │ │ │ │ │ - ldrsheq r7, [pc, #-232] @ c05b4c <__bss_end__@@Base+0x50849c> │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + sbcseq r3, r5, r8, lsl #20 │ │ │ │ │ + tsteq pc, r0, lsr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r8, lsl r6 @ │ │ │ │ │ + addeq lr, r7, r0, ror r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - sbcseq r3, r5, r8, lsl #20 │ │ │ │ │ - tsteq pc, r0, lsr #32 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + adcseq fp, r0, r8, lsr #8 │ │ │ │ │ + ldrsheq r7, [pc, #-232] @ c05b74 <__bss_end__@@Base+0x5084c4> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251949,19 +1251463,29 @@ │ │ │ │ │ rscseq fp, r9, r8, asr #22 │ │ │ │ │ tsteq fp, r0, lsr #32 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r0, r8, r8, lsl #27 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ │ + rscseq ip, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x011fa6d0 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ - ldrsbeq lr, [pc, #-56] @ c05ecc <__bss_end__@@Base+0x50881c> │ │ │ │ │ + ldrsbeq lr, [pc, #-56] @ c05ef4 <__bss_end__@@Base+0x508844> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r0, asr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1251969,39 +1251493,29 @@ │ │ │ │ │ rscseq r5, sl, r8, lsr #13 │ │ │ │ │ cmpeq fp, r8, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r8, asr pc │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r1, r8, asr #14 │ │ │ │ │ - @ instruction: 0x011b65b0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ rscseq r8, sl, r8, asr #8 │ │ │ │ │ ldrsheq r1, [r9, #-144] @ 0xffffff70 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r8, lsl #27 │ │ │ │ │ + addeq r0, r8, r8, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsl r0 │ │ │ │ │ - rscseq ip, r9, r8, ror #2 │ │ │ │ │ - @ instruction: 0x011fa6d0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r1, r8, asr #14 │ │ │ │ │ + @ instruction: 0x011b65b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252071,39 +1251585,29 @@ │ │ │ │ │ tsteq r4, r8, lsr #22 │ │ │ │ │ ldrsheq ip, [r8, #-104] @ 0xffffff98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d53b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq r3, sl, r8, ror #20 │ │ │ │ │ - cmpeq fp, r8, lsl r5 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r0, asr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ rscseq r7, sl, r8, ror #5 │ │ │ │ │ cmpeq sl, r0, asr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, lsl #24 │ │ │ │ │ + @ instruction: 0x008d53b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - sbcseq r8, r6, r8, ror #12 │ │ │ │ │ - ldrsbeq fp, [sl, #-144] @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq r3, sl, r8, ror #20 │ │ │ │ │ + cmpeq fp, r8, lsl r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, sp, r8, ror #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252111,14 +1251615,24 @@ │ │ │ │ │ adcseq ip, r2, r8, ror #8 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r5, sp, r8, lsl #24 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + sbcseq r8, r6, r8, ror #12 │ │ │ │ │ + ldrsbeq fp, [sl, #-144] @ 0xffffff70 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq r4, r8, lsl #13 │ │ │ │ │ tsteq r7, r8, lsl #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252311,29 +1251825,29 @@ │ │ │ │ │ rscseq r8, sl, r8, lsr #9 │ │ │ │ │ cmpeq r6, r8, ror #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq lr, [r7], r0 │ │ │ │ │ + addeq r5, sp, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq r4, r8, asr #22 │ │ │ │ │ - cmneq r1, r0, asr #18 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + adcseq ip, r2, r8, lsl #4 │ │ │ │ │ + smlatbeq pc, r0, r6, r0 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, lsr r7 │ │ │ │ │ + ldrdeq lr, [r7], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - adcseq ip, r2, r8, lsl #4 │ │ │ │ │ - smlatbeq pc, r0, r6, r0 @ │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq r4, r8, asr #22 │ │ │ │ │ + cmneq r1, r0, asr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r8, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252351,14 +1251865,24 @@ │ │ │ │ │ cmpeq r5, r8, asr #20 │ │ │ │ │ cmpeq ip, r8, ror #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq r4, [sp], r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r4, r8, lsl #20 │ │ │ │ │ + ldrsbeq r3, [r5, #-168] @ 0xffffff58 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ cmneq r1, r8, lsr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252371,24 +1251895,14 @@ │ │ │ │ │ rscseq ip, r9, r8, lsr #21 │ │ │ │ │ cmpeq r8, r0, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r4, [sp], r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r4, r8, lsl #20 │ │ │ │ │ - ldrsbeq r3, [r5, #-168] @ 0xffffff58 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, sp, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ smlatteq lr, r8, ip, r2 │ │ │ │ │ ldrsheq sp, [r5, #-0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252481,29 +1251995,29 @@ │ │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ │ @ instruction: 0x011f64d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, lsr #14 │ │ │ │ │ + addeq pc, r7, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq r7, sl, r8, asr #8 │ │ │ │ │ - tsteq r0, r8, lsr #16 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlabbeq lr, r8, r6, r2 │ │ │ │ │ + cmneq r1, r0, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r8, ror r1 @ │ │ │ │ │ + addeq r5, sp, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlabbeq lr, r8, r6, r2 │ │ │ │ │ - cmneq r1, r0, ror #24 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq r7, sl, r8, asr #8 │ │ │ │ │ + tsteq r0, r8, lsr #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, asr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252579,15 +1252093,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ rscseq r5, sl, r8, asr #18 │ │ │ │ │ cmpeq ip, r8, ror r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - ldrsheq fp, [ip, -r0] │ │ │ │ │ + tsteq ip, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ rscseq lr, r9, r8, asr #18 │ │ │ │ │ cmneq r0, r0, asr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1252821,14 +1252335,24 @@ │ │ │ │ │ adcseq fp, r0, r8, lsr #25 │ │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r7, r0, lsr #14 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r0, r8, asr #31 │ │ │ │ │ + cmpeq r9, r8, lsl r9 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ rscseq r5, sl, r8, lsl #27 │ │ │ │ │ tsteq ip, r0, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252841,24 +1252365,14 @@ │ │ │ │ │ rscseq r5, sl, r8, lsl #16 │ │ │ │ │ cmpeq sl, r8, lsr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r0, lsr #14 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r0, r8, asr #31 │ │ │ │ │ - cmpeq r9, r8, lsl r9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, ip, r8, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ sbcseq r3, r5, r8, asr #27 │ │ │ │ │ adcseq pc, r0, r0, ror #23 │ │ │ │ │ addeq r1, r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252901,29 +1252415,29 @@ │ │ │ │ │ sbcseq r8, r6, r8, lsr #9 │ │ │ │ │ ldrsbeq lr, [pc, #-144] @ c06d34 <__bss_end__@@Base+0x509684> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, asr #18 │ │ │ │ │ + umulleq r4, sp, r8, pc @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq r5, r8, ror #15 │ │ │ │ │ - tsteq r2, r8, ror #29 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + sbcseq r8, r6, r8, rrx │ │ │ │ │ + ldrheq r8, [sl, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r4, sp, r8, pc @ │ │ │ │ │ + addeq r5, sp, r8, asr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - sbcseq r8, r6, r8, rrx │ │ │ │ │ - ldrheq r8, [sl, -r0] │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq r5, r8, ror #15 │ │ │ │ │ + tsteq r2, r8, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r8], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1252971,29 +1252485,29 @@ │ │ │ │ │ rscseq r3, sl, r8, lsr #25 │ │ │ │ │ tsteq sl, r8, asr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r8, lsr #10 │ │ │ │ │ + strdeq lr, [r7], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq r1, sl, r8, ror #6 │ │ │ │ │ - cmpeq r7, r8, asr #8 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rscseq fp, r9, r8, lsl #1 │ │ │ │ │ + cmpeq r4, r0, ror r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ │ + addeq r0, r8, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rscseq fp, r9, r8, lsl #1 │ │ │ │ │ - cmpeq r4, r0, ror r8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq r1, sl, r8, ror #6 │ │ │ │ │ + cmpeq r7, r8, asr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1253963,29 +1253477,29 @@ │ │ │ │ │ tsteq r5, r8, lsr #18 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r5, sp, r0, r2 │ │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - tsteq r4, r8, asr #30 │ │ │ │ │ - @ instruction: 0x015d7d98 │ │ │ │ │ + adceq lr, pc, r8, lsl #9 │ │ │ │ │ + cmpeq lr, r0, asr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ │ + umulleq r5, sp, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - adceq lr, pc, r8, lsl #9 │ │ │ │ │ - cmpeq lr, r0, asr #27 │ │ │ │ │ + tsteq r4, r8, asr #30 │ │ │ │ │ + @ instruction: 0x015d7d98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, ror r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1254013,24 +1253527,14 @@ │ │ │ │ │ rscseq r8, sl, r8, lsl #19 │ │ │ │ │ cmpeq fp, r0, lsr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq r5, sl, r8, lsl #21 │ │ │ │ │ - cmpeq sp, r8, lsl #16 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, lsr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ ldrdeq r7, [r0, #-152]! @ 0xffffff68 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1254043,14 +1253547,24 @@ │ │ │ │ │ adcseq r2, r3, r8, lsr #12 │ │ │ │ │ cmpeq fp, r0, asr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r5, sp, r8, asr #1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq r5, sl, r8, lsl #21 │ │ │ │ │ + cmpeq sp, r8, lsl #16 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ tsteq r4, r8, asr #4 │ │ │ │ │ ldrheq fp, [sp, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1254385,29 +1253899,29 @@ │ │ │ │ │ tsteq r4, r8, asr #17 │ │ │ │ │ @ instruction: 0x010e6690 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d47b8 │ │ │ │ │ + strdeq r5, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - adcseq fp, r0, r8, asr #25 │ │ │ │ │ - ldrsheq fp, [sl, #-32] @ 0xffffffe0 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + cmpeq r5, r8, asr #18 │ │ │ │ │ + ldrsheq r1, [r9, #-176] @ 0xffffff50 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r5, [sp], r0 │ │ │ │ │ + @ instruction: 0x008d47b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - cmpeq r5, r8, asr #18 │ │ │ │ │ - ldrsheq r1, [r9, #-176] @ 0xffffff50 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + adcseq fp, r0, r8, asr #25 │ │ │ │ │ + ldrsheq fp, [sl, #-32] @ 0xffffffe0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1254635,29 +1254149,29 @@ │ │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ │ tsteq pc, r8, ror #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r8, ror #9 │ │ │ │ │ + addeq pc, r7, r0, ror r4 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r5, r8, lsl #22 │ │ │ │ │ - ldrheq fp, [r4, #-96] @ 0xffffffa0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq r8, r8, lsl #17 │ │ │ │ │ + cmpeq r5, r0, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r0, ror r4 @ │ │ │ │ │ + addeq r1, r8, r8, ror #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq r8, r8, lsl #17 │ │ │ │ │ - cmpeq r5, r0, lsr #6 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r5, r8, lsl #22 │ │ │ │ │ + ldrheq fp, [r4, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, sp, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1254795,29 +1254309,29 @@ │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ cmpeq r7, r8, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r0, lsr #16 │ │ │ │ │ + @ instruction: 0x008d5db8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ │ - @ instruction: 0x011b6ef0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + sbcseq r3, r5, r8, asr #22 │ │ │ │ │ + cmpeq r8, r8, lsr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d5db8 │ │ │ │ │ + addeq lr, r7, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - sbcseq r3, r5, r8, asr #22 │ │ │ │ │ - cmpeq r8, r8, lsr sp │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ │ + @ instruction: 0x011b6ef0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r0, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1255217,29 +1254731,29 @@ │ │ │ │ │ adceq r0, lr, r8, lsr #5 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d5fb0 │ │ │ │ │ + addeq lr, r7, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - adceq lr, pc, r8, asr #23 │ │ │ │ │ - cmpeq lr, r0, lsr #21 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + sbcseq r8, r6, r8, asr #31 │ │ │ │ │ + cmpeq r3, r0, ror #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r8, lsl r5 │ │ │ │ │ + @ instruction: 0x008d5fb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - sbcseq r8, r6, r8, asr #31 │ │ │ │ │ - cmpeq r3, r0, ror #13 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + adceq lr, pc, r8, asr #23 │ │ │ │ │ + cmpeq lr, r0, lsr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, ror r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1255835,34 +1255349,34 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ sbcseq r8, r6, r8, asr #24 │ │ │ │ │ adcseq r3, r1, r0, asr lr │ │ │ │ │ addeq r1, r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - adcseq r1, r7, r0, ror r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r0, asr #7 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq r7, sl, r8, asr #11 │ │ │ │ │ - tsteq sp, r0, asr r2 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, ror #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ │ tsteq r2, r8, ror #3 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ + adcseq r1, r7, r0, ror r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r1, r8, r0, asr #7 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq r7, sl, r8, asr #11 │ │ │ │ │ + tsteq sp, r0, asr r2 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r7], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ │ cmpeq r5, r8, lsl #2 │ │ │ │ │ @@ -1255957,29 +1255471,29 @@ │ │ │ │ │ rscseq r7, sl, r8, ror #13 │ │ │ │ │ ldrheq r2, [r9, #-80] @ 0xffffffb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ │ + addeq r4, sp, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - adceq lr, pc, r8, lsr #7 │ │ │ │ │ - cmpeq fp, r0, asr #26 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rscseq r8, sl, r8, asr #23 │ │ │ │ │ + cmpeq r9, r0, asr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, lsl #26 │ │ │ │ │ + strdeq lr, [r7], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rscseq r8, sl, r8, asr #23 │ │ │ │ │ - cmpeq r9, r0, asr r4 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + adceq lr, pc, r8, lsr #7 │ │ │ │ │ + cmpeq fp, r0, asr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1256539,29 +1256053,29 @@ │ │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ │ @ instruction: 0x011e4c90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r0, ror #24 │ │ │ │ │ + addeq r1, r8, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - adceq lr, pc, r8, asr #24 │ │ │ │ │ - @ instruction: 0x011ee4d8 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + adcseq sp, r2, r8, lsr #25 │ │ │ │ │ + tsteq lr, r8, lsl #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r0, lsl r2 │ │ │ │ │ + addeq pc, r7, r0, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - adcseq sp, r2, r8, lsr #25 │ │ │ │ │ - tsteq lr, r8, lsl #10 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + adceq lr, pc, r8, asr #24 │ │ │ │ │ + @ instruction: 0x011ee4d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r0, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1256629,14 +1256143,24 @@ │ │ │ │ │ adcseq r2, r3, r8, ror #12 │ │ │ │ │ cmpeq lr, r0, lsl sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r0, r8, r8, ror #21 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + sbcseq r3, r5, r8, asr #12 │ │ │ │ │ + strheq r3, [r0, #-80]! @ 0xffffffb0 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ rscseq r7, sl, r8, ror #10 │ │ │ │ │ tsteq r6, r0, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1256649,24 +1256173,14 @@ │ │ │ │ │ tsteq r5, r8, lsr #24 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r8, ror #21 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - sbcseq r3, r5, r8, asr #12 │ │ │ │ │ - strheq r3, [r0, #-80]! @ 0xffffffb0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ rscseq r7, sl, r8, lsl #16 │ │ │ │ │ strdeq r5, [r2, #-80]! @ 0xffffffb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1256889,39 +1256403,29 @@ │ │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ cmpeq r4, r8, lsl #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - sbcseq r8, r6, r8, asr #12 │ │ │ │ │ - ldrsheq r6, [sl, #-128] @ 0xffffff80 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq r0, r8, ror #1 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r8, lsr ip @ │ │ │ │ │ + ldrdeq lr, [r7], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq fp, r9, r8, ror #10 │ │ │ │ │ - cmpeq r2, r8, lsr pc │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + sbcseq r8, r6, r8, asr #12 │ │ │ │ │ + ldrsheq r6, [sl, #-128] @ 0xffffff80 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r8, r8, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1256929,14 +1256433,24 @@ │ │ │ │ │ tsteq r4, r8, ror #19 │ │ │ │ │ ldrdeq ip, [pc, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq pc, r7, r8, lsr ip @ │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq fp, r9, r8, ror #10 │ │ │ │ │ + cmpeq r2, r8, lsr pc │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ rscseq r1, sl, r8, asr #29 │ │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1257049,29 +1256563,19 @@ │ │ │ │ │ tsteq r4, r8, lsl #25 │ │ │ │ │ cmpeq sp, r8, ror #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sl, ip, r8, lsr lr │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - sbcseq r8, r6, r8, lsr #12 │ │ │ │ │ - adcseq r5, r1, r0, lsl r4 │ │ │ │ │ - addeq r1, r0, r0, ror #12 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, ip, r0, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ sbcseq r3, r5, r8, lsl #5 │ │ │ │ │ - adcseq r5, r1, r8, lsr r4 │ │ │ │ │ + adcseq r5, r1, r0, lsl r4 │ │ │ │ │ addeq r1, r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1257079,14 +1256583,24 @@ │ │ │ │ │ sbcseq r3, r5, r8, asr #4 │ │ │ │ │ cmpeq sl, r8, asr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq sl, ip, r8, lsr lr │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + sbcseq r8, r6, r8, lsr #12 │ │ │ │ │ + adcseq r5, r1, r0, ror #8 │ │ │ │ │ + addeq r1, r0, r0, ror #12 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ adcseq ip, r2, r8, lsr #7 │ │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1257481,34 +1256995,34 @@ │ │ │ │ │ cmpeq r6, r0, asr #5 │ │ │ │ │ cmpeq r6, r8, lsl ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r4, sp, r0, r6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ │ - ldrsbteq r8, [r4], r0 │ │ │ │ │ - adceq sl, lr, r8, asr #6 │ │ │ │ │ - addeq r1, r0, r0, lsr r4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ tsteq fp, r0, lsl #7 │ │ │ │ │ cmpeq fp, r0, lsl #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umulleq r4, sp, r0, r6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ │ + ldrsbteq r8, [r4], r0 │ │ │ │ │ + adceq sl, lr, r8, asr #6 │ │ │ │ │ + addeq r1, r0, r0, lsr r4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq r1, r8, ror r2 │ │ │ │ │ @ instruction: 0x01531898 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1257551,29 +1257065,29 @@ │ │ │ │ │ tsteq r8, r0, asr #29 │ │ │ │ │ cmpeq r3, r0, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, lsl #25 │ │ │ │ │ + addeq lr, r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq fp, r0, asr r3 │ │ │ │ │ - @ instruction: 0x0113fbd0 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + rsceq r4, r9, r8, asr #31 │ │ │ │ │ + cmpeq sp, r8, lsr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r8, lsl #15 │ │ │ │ │ + addeq r4, sp, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - rsceq r4, r9, r8, asr #31 │ │ │ │ │ - cmpeq sp, r8, lsr #18 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq fp, r0, asr r3 │ │ │ │ │ + @ instruction: 0x0113fbd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1258963,29 +1258477,29 @@ │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ cmneq r0, r8, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r8, ror #6 │ │ │ │ │ + umulleq lr, r7, r8, sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - ldrsheq fp, [r1, #-224] @ 0xffffff20 │ │ │ │ │ - cmpeq pc, r8, lsl #29 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rscseq r7, fp, r0, ror #25 │ │ │ │ │ + @ instruction: 0x011ca4f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq lr, r7, r8, sp │ │ │ │ │ + addeq pc, r7, r8, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rscseq r7, fp, r0, ror #25 │ │ │ │ │ - @ instruction: 0x011ca4f8 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + ldrsheq fp, [r1, #-224] @ 0xffffff20 │ │ │ │ │ + cmpeq pc, r8, lsl #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1259175,34 +1258689,34 @@ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq lr, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, ip, r0, asr #4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ │ - rsceq r2, r9, r0, ror #4 │ │ │ │ │ - adceq r8, sp, r8, lsr #9 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, ror sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq ip, r8, ror #18 @ │ │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq fp, ip, r0, asr #4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ │ + rsceq r2, r9, r0, ror #4 │ │ │ │ │ + adceq r8, sp, r0, asr r5 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ tsteq r4, r8, lsr #29 @ │ │ │ │ │ cmpeq r3, r0, asr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1259285,34 +1258799,34 @@ │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ cmpeq r3, r0, ror #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, lsr #9 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ │ - rsceq r1, r9, r0, asr #11 │ │ │ │ │ - adceq r8, sp, r8, lsr ip │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ │ @ instruction: 0x0112b198 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r4, sp, r0, lsr #9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ │ + rsceq r1, r9, r0, asr #11 │ │ │ │ │ + strhteq r8, [sp], r8 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r0, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ adcseq r7, pc, r8, asr #13 │ │ │ │ │ ldrsheq r0, [pc, #-80] @ c0d1e4 <__bss_end__@@Base+0x50fb34> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1259385,39 +1258899,29 @@ │ │ │ │ │ ldrsbteq r7, [fp], #64 @ 0x40 │ │ │ │ │ tsteq sp, r0, ror pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r8, lsl #11 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x0118a6f8 │ │ │ │ │ - tsteq sl, r8, ror #21 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @ instruction: 0x011a4698 │ │ │ │ │ ldrsheq r5, [r6, #-112] @ 0xffffff90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r8, asr #22 │ │ │ │ │ + addeq r0, r8, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - ldrdeq r6, [r9], #208 @ 0xd0 @ │ │ │ │ │ - cmpeq r5, r8, lsl r6 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x0118a6f8 │ │ │ │ │ + tsteq sl, r8, ror #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1259425,14 +1258929,24 @@ │ │ │ │ │ tsteq r4, r0, ror #19 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq pc, r7, r8, asr #22 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + ldrdeq r6, [r9], #208 @ 0xd0 @ │ │ │ │ │ + cmpeq r5, r8, lsl r6 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ │ tsteq fp, r8, ror #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1259975,30 +1259489,30 @@ │ │ │ │ │ rsceq r6, r9, r8, lsl #6 │ │ │ │ │ @ instruction: 0x011a64d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, asr #31 │ │ │ │ │ + addeq r4, sp, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - smlaltteq r0, r1, r8, sp │ │ │ │ │ - cmpeq fp, r8, lsr ip │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, fp, lsr #32 │ │ │ │ │ + smlaleq r2, r9, r0, r2 │ │ │ │ │ + adceq fp, sp, r0, lsl r3 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, lsr r3 │ │ │ │ │ + addeq r4, sp, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp, lsr #32 │ │ │ │ │ - smlaleq r2, r9, r0, r2 │ │ │ │ │ - adceq fp, sp, r8, ror r3 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + smlaltteq r0, r1, r8, sp │ │ │ │ │ + cmpeq fp, r8, lsr ip │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -1260095,29 +1259609,29 @@ │ │ │ │ │ strdeq r1, [r9], #152 @ 0x98 @ │ │ │ │ │ adceq fp, sp, r0, lsl #16 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, ror r5 │ │ │ │ │ + addeq r5, sp, r0, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - strheq r0, [r1, #-216] @ 0xffffff28 │ │ │ │ │ - tsteq sl, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlatteq sp, r0, ip, fp │ │ │ │ │ + ldrsheq r7, [lr, #-216] @ 0xffffff28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r0, rrx │ │ │ │ │ + addeq r5, sp, r8, ror r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlatteq sp, r0, ip, fp │ │ │ │ │ - ldrsheq r7, [lr, #-216] @ 0xffffff28 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + strheq r0, [r1, #-216] @ 0xffffff28 │ │ │ │ │ + tsteq sl, r0, lsl sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [ip], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1260135,14 +1259649,24 @@ │ │ │ │ │ @ instruction: 0x011b13b0 │ │ │ │ │ @ instruction: 0x011b21d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + sbcseq r6, r4, r8, lsr r6 │ │ │ │ │ + cmpeq r3, r0, lsr r1 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008808b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ │ cmpeq sl, r8, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1260155,72 +1259679,62 @@ │ │ │ │ │ ldrsbeq r6, [r2, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq r3, r8, asr #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - sbcseq r6, r4, r8, lsr r6 │ │ │ │ │ - cmpeq r3, r0, lsr r1 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r7], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ │ ldrsbeq pc, [r3, #-16] @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r4, [sp], r8 │ │ │ │ │ + addeq r0, r8, r0, asr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp, lsr #32 │ │ │ │ │ - strhteq r2, [r9], #24 │ │ │ │ │ - adceq fp, sp, r0, lsl ip │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ │ + tsteq pc, r0, asr r3 @ │ │ │ │ │ + cmpeq ip, r8, asr #22 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r0, lsl r8 @ │ │ │ │ │ + addeq lr, r7, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrheq lr, [r2, -r0] │ │ │ │ │ - smlatteq sp, r8, r5, r3 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rsceq sp, r8, r8, asr #22 │ │ │ │ │ + @ instruction: 0x011445f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq pc, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r0, lsr r5 │ │ │ │ │ + addeq pc, r7, r0, lsl r8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rsceq sp, r8, r8, asr #22 │ │ │ │ │ - @ instruction: 0x011445f8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + ldrheq lr, [r2, -r0] │ │ │ │ │ + smlatteq sp, r8, r5, r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r0, asr #3 │ │ │ │ │ + ldrdeq r4, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ │ - tsteq pc, r0, asr r3 @ │ │ │ │ │ - cmpeq ip, r8, asr #22 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, fp, lsr #32 │ │ │ │ │ + strhteq r2, [r9], #24 │ │ │ │ │ + adceq fp, sp, r8, lsl #28 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ @@ -1260357,29 +1259871,29 @@ │ │ │ │ │ rscseq r4, fp, r0, lsl r7 │ │ │ │ │ cmpeq pc, r8, asr pc @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r0, ror #23 │ │ │ │ │ + @ instruction: 0x008d5ab8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - cmpeq r1, r8 │ │ │ │ │ - cmpeq r7, r8, ror sl │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r2, r0, asr r0 │ │ │ │ │ + ldrsheq sp, [fp, #-232] @ 0xffffff18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008d5ab8 │ │ │ │ │ + addeq r0, r8, r0, ror #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r2, r0, asr r0 │ │ │ │ │ - ldrsheq sp, [fp, #-232] @ 0xffffff18 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + cmpeq r1, r8 │ │ │ │ │ + cmpeq r7, r8, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, sp, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1260517,34 +1260031,34 @@ │ │ │ │ │ rscseq r7, fp, r8, lsr ip │ │ │ │ │ cmpeq fp, r8, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, ip, r0, lsr #3 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ │ - rsceq r2, r9, r8, asr #4 │ │ │ │ │ - adceq sp, sp, r8, rrx │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, ror r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ rscseq r7, fp, r0, asr #20 │ │ │ │ │ ldrheq lr, [r2, #-104] @ 0xffffff98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq fp, ip, r0, lsr #3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ │ + rsceq r2, r9, r8, asr #4 │ │ │ │ │ + adceq sp, sp, r0, ror #1 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r0, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ sbcseq ip, r3, r8, lsr pc │ │ │ │ │ cmpeq r3, r0, asr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1260577,39 +1260091,29 @@ │ │ │ │ │ smlatteq lr, r0, r6, r7 │ │ │ │ │ cmpeq fp, r0, lsr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [sp], r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq lr, sl, r0, lsr #30 │ │ │ │ │ - tsteq ip, r8, lsr r9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r0, asr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ldrsbeq r5, [r4], #16 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r7, r8, ror #7 │ │ │ │ │ + ldrdeq r5, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq r3, fp, r8, lsr #14 │ │ │ │ │ - tsteq pc, r0, asr r0 @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq lr, sl, r0, lsr #30 │ │ │ │ │ + tsteq ip, r8, lsr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1260617,14 +1260121,24 @@ │ │ │ │ │ ldrsbteq lr, [sl], #88 @ 0x58 │ │ │ │ │ smlabbeq lr, r0, r7, r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r7, r8, ror #7 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq r3, fp, r8, lsr #14 │ │ │ │ │ + tsteq pc, r0, asr r0 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01127bd8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1260737,29 +1260251,29 @@ │ │ │ │ │ ldrdeq r4, [r9], #88 @ 0x58 @ │ │ │ │ │ ldrdeq r1, [pc, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r8, ror #31 │ │ │ │ │ + addeq r0, r8, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq fp, sl, r0, ror #22 │ │ │ │ │ - cmpeq r3, r0, ror r1 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smlalseq r7, fp, r8, ip │ │ │ │ │ + cmneq r1, r0, lsr r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r0, lsl r2 │ │ │ │ │ + addeq pc, r7, r8, ror #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smlalseq r7, fp, r8, ip │ │ │ │ │ - cmneq r1, r0, lsr r3 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq fp, sl, r0, ror #22 │ │ │ │ │ + cmpeq r3, r0, ror r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r8, asr ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1261279,14 +1260793,24 @@ │ │ │ │ │ tsteq r2, r8, asr #19 │ │ │ │ │ cmpeq pc, r8, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r1, r8, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq r7, fp, r0, asr #29 │ │ │ │ │ + cmpeq r9, r8, asr #16 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r0, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ cmpeq lr, r8, ror #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1261299,24 +1260823,14 @@ │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ tsteq sp, r0, lsl #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r8, lsl #3 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ │ - rsceq r0, r9, r8, asr r1 │ │ │ │ │ - adcseq r7, r0, r8, asr #31 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [sp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1261329,20 +1260843,20 @@ │ │ │ │ │ rscseq lr, sl, r8, lsr r3 │ │ │ │ │ cmneq r1, r8, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r0, asr #6 │ │ │ │ │ + addeq r4, sp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq r7, fp, r0, asr #29 │ │ │ │ │ - cmpeq r9, r8, asr #16 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, sl, lsr #32 │ │ │ │ │ + rsceq r0, r9, r8, asr r1 │ │ │ │ │ + adcseq r8, r0, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r7], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -1261419,29 +1260933,29 @@ │ │ │ │ │ tsteq r5, r8, asr #22 │ │ │ │ │ @ instruction: 0x011af9b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r0, lsl #3 │ │ │ │ │ + addeq r5, sp, r8, asr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq ip, r8, asr #13 │ │ │ │ │ - tsteq r2, r8, lsr #32 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + adcseq r4, lr, r8, asr sp │ │ │ │ │ + cmpeq sl, r8, ror #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, asr #6 │ │ │ │ │ + addeq r1, r8, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - adcseq r4, lr, r8, asr sp │ │ │ │ │ - cmpeq sl, r8, ror #3 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq ip, r8, asr #13 │ │ │ │ │ + tsteq r2, r8, lsr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1261959,29 +1261473,29 @@ │ │ │ │ │ rscseq fp, sl, r0, lsl sp │ │ │ │ │ cmpeq r7, r8, lsl ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, r8, r0, lsl r9 │ │ │ │ │ + addeq r5, sp, r8, asr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - tsteq r3, r8, asr #19 │ │ │ │ │ - cmpeq r1, r0, lsl #2 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r4, r0, lsr #12 @ │ │ │ │ │ + @ instruction: 0x011c47b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, asr #19 │ │ │ │ │ + addeq r0, r8, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r4, r0, lsr #12 @ │ │ │ │ │ - @ instruction: 0x011c47b0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + tsteq r3, r8, asr #19 │ │ │ │ │ + cmpeq r1, r0, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1262059,29 +1261573,19 @@ │ │ │ │ │ ldrheq sp, [r1, #-0] │ │ │ │ │ cmpeq r9, r0, lsr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, ip, r0, ror r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ - rsceq r1, r9, r0, ror sp │ │ │ │ │ - adcseq sl, r0, r0, asr #1 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, sp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ rscseq r2, fp, r8, lsr r3 │ │ │ │ │ - adcseq sl, r0, r0, lsr #2 │ │ │ │ │ + adcseq sl, r0, r0, asr #1 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, r8, r0, ror r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1262089,14 +1261593,24 @@ │ │ │ │ │ ldrshteq sp, [sl], #128 @ 0x80 │ │ │ │ │ smultbeq r2, r8, sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq fp, ip, r0, ror r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ + rsceq r1, r9, r0, ror sp │ │ │ │ │ + adcseq sl, r0, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, sp, r8, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ rscseq fp, sl, r8, lsl lr │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1262149,29 +1261663,29 @@ │ │ │ │ │ rsceq r3, r9, r0, lsr #24 │ │ │ │ │ adcseq sl, r0, r8, ror #7 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r7, r0, lsl r5 @ │ │ │ │ │ + ldrdeq r5, [sp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq r2, r0, lsr #32 │ │ │ │ │ - tsteq r5, r8, lsl #25 │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ │ + tsteq lr, r8, lsr #26 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [sp], r8 │ │ │ │ │ + addeq pc, r7, r0, lsl r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ │ - tsteq lr, r8, lsr #26 @ │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq r2, r0, lsr #32 │ │ │ │ │ + tsteq r5, r8, lsl #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1262411,30 +1261925,30 @@ │ │ │ │ │ tsteq r4, r8, lsl #12 @ │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, sp, r8, lsr r0 │ │ │ │ │ + addeq r4, sp, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - cmpeq r1, r0, ror #28 │ │ │ │ │ - cmpeq fp, r8, lsl #30 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ │ + smlaleq sl, r7, r8, ip │ │ │ │ │ + adcseq sl, r0, r8, lsl pc │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, sp, r0, lsl r6 │ │ │ │ │ + addeq r5, sp, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ │ - smlaleq sl, r7, r8, ip │ │ │ │ │ - adcseq sl, r0, r0, asr #31 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + cmpeq r1, r0, ror #28 │ │ │ │ │ + cmpeq fp, r8, lsl #30 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r7, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ @@ -1262481,34 +1261995,34 @@ │ │ │ │ │ rsceq r1, r9, r8, lsl #3 │ │ │ │ │ adcseq ip, r0, r0, lsr #3 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sl, ip, r0, asr #31 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ │ - rsceq r2, r9, r8, asr r4 │ │ │ │ │ - adcseq ip, r0, r8, lsr r2 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r8], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ tsteq r4, r8, lsl #6 @ │ │ │ │ │ @ instruction: 0x01590898 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq sl, ip, r0, asr #31 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ │ + rsceq r2, r9, r8, asr r4 │ │ │ │ │ + umlalseq ip, r0, r8, r2 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ rscseq r2, fp, r8, lsr #26 │ │ │ │ │ cmpeq r9, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1262981,34 +1262495,34 @@ │ │ │ │ │ strhteq r1, [r9], #72 @ 0x48 │ │ │ │ │ adcseq sp, r0, r0, lsl #6 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq fp, ip, r0, r2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ │ - rsceq r3, r9, r8, lsr #26 │ │ │ │ │ - adcseq sp, r0, r8, lsl #7 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r8], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ rscseq r6, fp, r0, asr r3 │ │ │ │ │ cmpeq sp, r8, ror pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umulleq fp, ip, r0, r2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9, lsr #32 │ │ │ │ │ + rsceq r3, r9, r8, lsr #26 │ │ │ │ │ + ldrsbteq sp, [r0], r8 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq r1, r8, lsl fp │ │ │ │ │ ldrsheq pc, [sp, #-240] @ 0xffffff10 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1263071,24 +1262585,14 @@ │ │ │ │ │ tsteq r4, r0, lsl r7 @ │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq lr, [sl], #-64 @ 0xffffffc0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0x0111dab8 │ │ │ │ │ - cmpeq r7, r0, lsl #14 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ tsteq sl, r8, lsl fp │ │ │ │ │ @ instruction: 0x011cddb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1263101,14 +1262605,24 @@ │ │ │ │ │ tsteq ip, r0, asr #14 │ │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq lr, [sl], #-64 @ 0xffffffc0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x0111dab8 │ │ │ │ │ + cmpeq r7, r0, lsl #14 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq pc, [sl], #-120 @ 0xffffff88 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ smlabbeq pc, r8, r4, r8 @ │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1263263,34 +1262777,34 @@ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r2, r1, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r8, lsr #24 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ │ - rsceq r1, r9, r8, lsl #30 │ │ │ │ │ - adcseq sp, r0, r8, lsl sp │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [fp], #-56 @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @ instruction: 0x011c86b0 │ │ │ │ │ tsteq sp, r0, asr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r1, r8, r8, lsr #24 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, pc, lsl r0 │ │ │ │ │ + rsceq r1, r9, r8, lsl #30 │ │ │ │ │ + adcseq sp, r0, r8, lsr #27 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ cmneq r0, r0, lsr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1263363,29 +1262877,29 @@ │ │ │ │ │ tsteq sl, r8, lsl #9 │ │ │ │ │ @ instruction: 0x0111a6d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r8, lsl #22 │ │ │ │ │ + ldrshteq r0, [fp], #-144 @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq r2, fp, r8, ror #12 │ │ │ │ │ - cmpeq lr, r0, lsl fp @ │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq ip, r0, asr #8 @ │ │ │ │ │ + ldrsbeq sp, [r8, #-112] @ 0xffffff90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r0, [fp], #-144 @ 0xffffff70 │ │ │ │ │ + rsbseq pc, sl, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq ip, r0, asr #8 @ │ │ │ │ │ - ldrsbeq sp, [r8, #-112] @ 0xffffff90 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq r2, fp, r8, ror #12 │ │ │ │ │ + cmpeq lr, r0, lsl fp @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1263583,34 +1263097,34 @@ │ │ │ │ │ smlaltteq r0, r1, r0, pc @ │ │ │ │ │ cmpeq fp, r0, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq sp, [sl], #-248 @ 0xffffff08 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ │ - rsceq r3, r9, r8, lsr #29 │ │ │ │ │ - adcseq lr, r0, r0, asr #16 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, ror fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ tsteq r4, r0, asr #11 @ │ │ │ │ │ cmpeq sp, r8, ror r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbteq sp, [sl], #-248 @ 0xffffff08 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ │ + rsceq r3, r9, r8, lsr #29 │ │ │ │ │ + umlalseq lr, r0, r0, r8 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [fp], #-80 @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ rscseq sl, sl, r8, lsl #3 │ │ │ │ │ cmpeq fp, r8, lsr fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1263803,29 +1263317,29 @@ │ │ │ │ │ rsceq r0, r9, r0, ror #25 │ │ │ │ │ adcseq lr, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq pc, [sl], #-8 @ │ │ │ │ │ + @ instruction: 0x007ae398 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smlatbeq lr, r0, r4, r3 │ │ │ │ │ - tsteq lr, r8, lsr lr │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x011c8698 │ │ │ │ │ + @ instruction: 0x0112aab0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007ae398 │ │ │ │ │ + ldrshteq pc, [sl], #-8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x011c8698 │ │ │ │ │ - @ instruction: 0x0112aab0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smlatbeq lr, r0, r4, r3 │ │ │ │ │ + tsteq lr, r8, lsr lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1263893,29 +1263407,29 @@ │ │ │ │ │ smlalseq fp, sl, r8, pc @ │ │ │ │ │ cmneq r0, r0, asr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r0, lsr #9 │ │ │ │ │ + rsbseq r0, fp, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9, lsl r0 │ │ │ │ │ - rscseq sl, sl, r0, asr #17 │ │ │ │ │ - @ instruction: 0x015c2790 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r6, r0, asr #5 │ │ │ │ │ + @ instruction: 0x0119d9b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r0, lsr r8 │ │ │ │ │ + rsbseq pc, sl, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r6, r0, asr #5 │ │ │ │ │ - @ instruction: 0x0119d9b0 │ │ │ │ │ + andeq r0, r0, r9, lsl r0 │ │ │ │ │ + rscseq sl, sl, r0, asr #17 │ │ │ │ │ + @ instruction: 0x015c2790 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1264053,29 +1263567,29 @@ │ │ │ │ │ ldrsbteq r6, [pc], r0 │ │ │ │ │ @ instruction: 0x010d8a90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r8, asr r3 │ │ │ │ │ + rsbseq lr, sl, r0, lsl fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - rscseq r3, fp, r8, ror #9 │ │ │ │ │ - cmneq r0, r8, ror #11 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq r6, r0, asr pc │ │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r0, lsl fp │ │ │ │ │ + rsbseq r0, fp, r8, asr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq r6, r0, asr pc │ │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + rscseq r3, fp, r8, ror #9 │ │ │ │ │ + cmneq r0, r8, ror #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r8, lsr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1264325,29 +1263839,29 @@ │ │ │ │ │ sbcseq r0, r4, r8, lsr #29 │ │ │ │ │ cmpeq r5, r0, lsr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r8, asr #16 │ │ │ │ │ + rsbseq r0, fp, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rscseq lr, sl, r8, asr #25 │ │ │ │ │ - tsteq r9, r8, lsr #18 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq pc, r8, asr #10 │ │ │ │ │ + @ instruction: 0x010f02b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r8, lsr r0 │ │ │ │ │ + rsbseq pc, sl, r8, asr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq pc, r8, asr #10 │ │ │ │ │ - @ instruction: 0x010f02b8 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rscseq lr, sl, r8, asr #25 │ │ │ │ │ + tsteq r9, r8, lsr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r0, ror #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1264565,29 +1264079,29 @@ │ │ │ │ │ rsceq r0, r9, r8, lsr #29 │ │ │ │ │ adcseq r1, r1, r0, asr #13 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r8, lsr #23 │ │ │ │ │ + rsbseq lr, sl, r0, asr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r9, r8, lsl fp │ │ │ │ │ - cmpeq r5, r8, asr #27 @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq fp, r8, ror r8 │ │ │ │ │ + @ instruction: 0x015fcc90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r0, asr r4 │ │ │ │ │ + rsbseq r0, fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq fp, r8, ror r8 │ │ │ │ │ - @ instruction: 0x015fcc90 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r9, r8, lsl fp │ │ │ │ │ + cmpeq r5, r8, asr #27 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq sp, sl, r8, ror sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1264695,19 +1264209,29 @@ │ │ │ │ │ tsteq ip, r0, lsl #10 │ │ │ │ │ @ instruction: 0x015dcf90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrshteq pc, [sl], #-128 @ 0xffffff80 @ │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + smlalseq r7, fp, r0, r2 │ │ │ │ │ + tsteq r2, r8, lsr r5 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, asr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ @ instruction: 0x01526998 │ │ │ │ │ - ldrsbteq r1, [r1], r8 │ │ │ │ │ + adcseq r1, r1, r8, lsr #24 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1264715,24 +1264239,14 @@ │ │ │ │ │ @ instruction: 0x0114f2d8 │ │ │ │ │ ldrheq pc, [ip, #-184] @ 0xffffff48 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq pc, [sl], #-128 @ 0xffffff80 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - smlalseq r7, fp, r0, r2 │ │ │ │ │ - tsteq r2, r8, lsr r5 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq sp, sl, r8, asr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ rsceq r2, r9, r0, asr r3 │ │ │ │ │ adcseq r1, r1, r0, lsl #27 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1264965,34 +1264479,34 @@ │ │ │ │ │ rsceq r1, r9, r8, asr sp │ │ │ │ │ ldrhteq r3, [r1], r0 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq sp, sl, r0, lsr #25 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ │ - rsceq r1, r9, r0, lsl #25 │ │ │ │ │ - adcseq r3, r1, r8, lsl #28 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ @ instruction: 0x011598d8 │ │ │ │ │ ldrheq r2, [ip, #-64] @ 0xffffffc0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq sp, sl, r0, lsr #25 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ │ + rsceq r1, r9, r0, lsl #25 │ │ │ │ │ + umlalseq r3, r1, r8, lr │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq sp, sl, r8, asr ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ │ rsceq r1, r9, r8, lsl #27 │ │ │ │ │ adcseq r3, r1, r8, ror #29 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1265085,34 +1264599,34 @@ │ │ │ │ │ tsteq r6, r8, ror r5 │ │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq sp, sl, r8, lsl #22 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9, lsr r0 │ │ │ │ │ - ldrdeq r1, [r9], #184 @ 0xb8 @ │ │ │ │ │ - adcseq r4, r1, r8, asr #4 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ ldrsbteq lr, [sl], #112 @ 0x70 │ │ │ │ │ tsteq r2, r0, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq sp, sl, r8, lsl #22 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9, lsr r0 │ │ │ │ │ + ldrdeq r1, [r9], #184 @ 0xb8 @ │ │ │ │ │ + umlalseq r4, r1, r8, r2 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, ror r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ ldrhteq r3, [fp], #72 @ 0x48 │ │ │ │ │ @ instruction: 0x011b3af0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1265987,29 +1265501,29 @@ │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ tsteq r1, r0, ror #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq lr, [sl], #-104 @ 0xffffff98 │ │ │ │ │ + @ instruction: 0x007b0c98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r2, r8, lsl #6 │ │ │ │ │ - ldrsheq pc, [sl, -r8] @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ │ + cmpeq r4, r8, asr lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007b0c98 │ │ │ │ │ + ldrhteq lr, [sl], #-104 @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r7 @ │ │ │ │ │ - cmpeq r4, r8, asr lr │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r2, r8, lsl #6 │ │ │ │ │ + ldrsheq pc, [sl, -r8] @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, asr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1266217,29 +1265731,29 @@ │ │ │ │ │ rscseq r7, fp, r0, lsl #16 │ │ │ │ │ cmpeq lr, r8, ror #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r8, asr #19 │ │ │ │ │ + rsbseq lr, sl, r8, asr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - ldrhteq lr, [sl], #192 @ 0xc0 │ │ │ │ │ - @ instruction: 0x011be3d0 │ │ │ │ │ + tsteq r7, r0, lsl #7 │ │ │ │ │ + tsteq lr, r8, lsr #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r8, asr sl │ │ │ │ │ + rsbseq lr, sl, r8, asr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - tsteq r7, r0, lsl #7 │ │ │ │ │ - tsteq lr, r8, lsr #30 │ │ │ │ │ + ldrhteq lr, [sl], #192 @ 0xc0 │ │ │ │ │ + @ instruction: 0x011be3d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1266519,29 +1266033,29 @@ │ │ │ │ │ strdeq r3, [r9], #104 @ 0x68 @ │ │ │ │ │ adcseq sl, r1, r0, lsr pc │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r8, asr #10 │ │ │ │ │ + rsbseq r0, fp, r8, ror #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, sl, r0, asr #17 │ │ │ │ │ - tsteq r8, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + ldrdeq r5, [sp, -r8] │ │ │ │ │ + tsteq r4, r8, asr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r8, ror #14 │ │ │ │ │ + rsbseq pc, sl, r8, asr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrdeq r5, [sp, -r8] │ │ │ │ │ - tsteq r4, r8, asr #21 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq lr, sl, r0, asr #17 │ │ │ │ │ + tsteq r8, r0, lsr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1267069,29 +1266583,29 @@ │ │ │ │ │ rscseq r9, fp, r8, asr #10 │ │ │ │ │ tsteq r3, r8, ror #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq lr, [sl], #-48 @ 0xffffffd0 │ │ │ │ │ + rsbseq lr, sl, r0, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r5, r8, lsr #20 │ │ │ │ │ - tsteq fp, r0, asr #15 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + rsceq r0, r9, r0, lsr r2 │ │ │ │ │ + tsteq sl, r8, lsr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r0, ror lr │ │ │ │ │ + ldrhteq lr, [sl], #-48 @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - rsceq r0, r9, r0, lsr r2 │ │ │ │ │ - tsteq sl, r8, lsr #21 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r5, r8, lsr #20 │ │ │ │ │ + tsteq fp, r0, asr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r8, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1268443,24 +1267957,14 @@ │ │ │ │ │ sbcseq r7, r4, r8, asr sp │ │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r0, lsl sp │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - ldrsheq r6, [r1, #-232] @ 0xffffff18 │ │ │ │ │ - tsteq sp, r0, lsl #12 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ ldrdeq r3, [r0, #-120] @ 0xffffff88 │ │ │ │ │ cmneq r1, r0, asr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1268473,14 +1267977,24 @@ │ │ │ │ │ cmpeq r1, r8, lsl r3 │ │ │ │ │ tsteq pc, r8, lsr #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r0, fp, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + ldrsheq r6, [r1, #-232] @ 0xffffff18 │ │ │ │ │ + tsteq sp, r0, lsl #12 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, lsr ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq r1, r8, lsr #23 @ │ │ │ │ │ cmneq r1, r0, asr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1268653,29 +1268167,29 @@ │ │ │ │ │ ldrsheq r7, [r4], #216 @ 0xd8 │ │ │ │ │ cmneq r0, r0, asr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r8, asr #2 │ │ │ │ │ + rsbseq pc, sl, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - cmpeq r1, r8, asr #6 │ │ │ │ │ - cmpeq r3, r8, lsl #28 │ │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ │ + strdeq ip, [pc, -r8]! │ │ │ │ │ + tsteq r1, r0, lsr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r8, lsl #5 │ │ │ │ │ + rsbseq r0, fp, r8, asr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsl r0 │ │ │ │ │ - strdeq ip, [pc, -r8]! │ │ │ │ │ - tsteq r1, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + cmpeq r1, r8, asr #6 │ │ │ │ │ + cmpeq r3, r8, lsl #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1268793,34 +1268307,34 @@ │ │ │ │ │ @ instruction: 0x012fc898 │ │ │ │ │ cmpeq fp, r8, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq sp, sl, r8, lsr #2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - sbcseq r0, r6, r8, lsl r7 │ │ │ │ │ - adcseq r0, ip, r8, ror r7 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, ror #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ cmpeq r1, r8, ror #26 │ │ │ │ │ cmpeq sl, r8, lsr #19 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq sp, sl, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + sbcseq r0, r6, r8, lsl r7 │ │ │ │ │ + adcseq r0, ip, r8, ror r7 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [fp], #-112 @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ @ instruction: 0x0111fbd8 │ │ │ │ │ cmpeq ip, r0, ror r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1268973,34 +1268487,34 @@ │ │ │ │ │ ldrsbeq ip, [r6], #248 @ 0xf8 │ │ │ │ │ cmpeq r9, r8, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq sp, sl, r0, lsr #1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ │ - sbcseq r0, r6, r8, lsr #23 │ │ │ │ │ - adcseq r0, ip, r0, lsr #25 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ @ instruction: 0x012fc268 │ │ │ │ │ ldrsbeq r1, [sp, #-40] @ 0xffffffd8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq sp, sl, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ │ + sbcseq r0, r6, r8, lsr #23 │ │ │ │ │ + adcseq r0, ip, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq r1, r8, lsr sl @ │ │ │ │ │ cmpeq ip, r8, lsr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1269875,29 +1269389,29 @@ │ │ │ │ │ ldrheq ip, [r6], #72 @ 0x48 │ │ │ │ │ adcseq r1, ip, r8, lsr #22 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007afc90 │ │ │ │ │ + rsbseq lr, sl, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - cmpeq r1, r8, lsl #4 │ │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + sbcseq r7, r4, r8, lsl #13 │ │ │ │ │ + tsteq fp, r8, lsr lr @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x007afc90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - sbcseq r7, r4, r8, lsl #13 │ │ │ │ │ - tsteq fp, r8, lsr lr @ │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + cmpeq r1, r8, lsl #4 │ │ │ │ │ + tsteq fp, r0, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x007b0898 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1269915,34 +1269429,34 @@ │ │ │ │ │ smullseq r7, r4, r8, fp │ │ │ │ │ tsteq r8, r8, ror #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, r8, r0, asr sl │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ │ - ldrsbeq ip, [r6], #216 @ 0xd8 │ │ │ │ │ - umlalseq r8, sp, r8, r5 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, asr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ │ cmneq r2, r8, lsl sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, r8, r0, asr sl │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ │ + ldrsbeq ip, [r6], #216 @ 0xd8 │ │ │ │ │ + umlalseq r8, sp, r8, r5 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r0, lsr r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ @ instruction: 0x012fc168 │ │ │ │ │ cmpeq ip, r8, ror #29 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1269975,14 +1269489,24 @@ │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ ldrheq r6, [lr, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq lr, sl, r8, lsr r4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + tsteq r1, r8, asr #16 @ │ │ │ │ │ + tsteq r8, r0, ror #9 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r8, ror r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ strheq r3, [r0, #-120] @ 0xffffff88 │ │ │ │ │ cmpeq r2, r0, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1270005,19 +1269529,19 @@ │ │ │ │ │ smlawteq pc, r8, r7, lr @ │ │ │ │ │ cmpeq r5, r8, lsl sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r8, lsr r4 │ │ │ │ │ + rsbseq pc, sl, r0, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - tsteq r1, r8, asr #16 @ │ │ │ │ │ - tsteq r8, r0, ror #9 @ │ │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ │ + ldrsbteq r0, [sl], #248 @ 0xf8 │ │ │ │ │ + tsteq r1, r0, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1270025,24 +1269549,14 @@ │ │ │ │ │ ldrsbeq ip, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r0, ror #10 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsl r0 │ │ │ │ │ - ldrsbteq r0, [sl], #248 @ 0xf8 │ │ │ │ │ - tsteq r1, r0, ror #12 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ ldrsheq ip, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1270345,29 +1269859,29 @@ │ │ │ │ │ tsteq r1, r8, ror r9 @ │ │ │ │ │ tsteq lr, r0, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r8, ror #10 │ │ │ │ │ + @ instruction: 0x007b0f90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlawteq pc, r8, r5, ip @ │ │ │ │ │ - ldrheq r1, [sp, #-72] @ 0xffffffb8 │ │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ │ + @ instruction: 0x012fef78 │ │ │ │ │ + tsteq lr, r0, asr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007b0f90 │ │ │ │ │ + rsbseq lr, sl, r8, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ │ - @ instruction: 0x012fef78 │ │ │ │ │ - tsteq lr, r0, asr sp │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlawteq pc, r8, r5, ip @ │ │ │ │ │ + ldrheq r1, [sp, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1270395,29 +1269909,29 @@ │ │ │ │ │ tsteq r1, r8, asr r2 @ │ │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r0, lsl #23 │ │ │ │ │ + ldrsbteq pc, [sl], #-184 @ 0xffffff48 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - cmpeq r1, r8, asr #4 │ │ │ │ │ - cmpeq ip, r0, asr #9 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + @ instruction: 0x012fc2e8 │ │ │ │ │ + cmpeq pc, r8, lsl r2 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq pc, [sl], #-184 @ 0xffffff48 @ │ │ │ │ │ + rsbseq pc, sl, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - @ instruction: 0x012fc2e8 │ │ │ │ │ - cmpeq pc, r8, lsl r2 @ │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + cmpeq r1, r8, asr #4 │ │ │ │ │ + cmpeq ip, r0, asr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r9, r1, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1270547,29 +1270061,29 @@ │ │ │ │ │ @ instruction: 0x012fe908 │ │ │ │ │ @ instruction: 0x0154b990 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r0, ror sp @ │ │ │ │ │ + rsbseq lr, sl, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x012fe208 │ │ │ │ │ - tsteq sl, r0, asr #11 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + cmpeq r1, r8, asr r5 │ │ │ │ │ + tsteq fp, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r8, lsr #8 │ │ │ │ │ + rsbseq pc, sl, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - cmpeq r1, r8, asr r5 │ │ │ │ │ - tsteq fp, r8, lsl #6 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x012fe208 │ │ │ │ │ + tsteq sl, r0, asr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, lsr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1270697,34 +1270211,34 @@ │ │ │ │ │ cmpeq r1, r8, ror #27 │ │ │ │ │ cmneq r1, r8, lsr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r8, ror #11 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlaltbeq r3, r0, r8, r7 │ │ │ │ │ - cmpeq r5, r8, lsl #9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r8], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ sbcseq r7, r4, r8, asr #1 │ │ │ │ │ adcseq r3, fp, r0, lsl #1 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r0, fp, r8, ror #11 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlaltbeq r3, r0, r8, r7 │ │ │ │ │ + cmpeq r5, r8, lsl #9 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, asr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ ldrheq ip, [r6], #248 @ 0xf8 │ │ │ │ │ cmneq r2, r8, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1270737,29 +1270251,29 @@ │ │ │ │ │ tsteq r1, r8, lsl #15 @ │ │ │ │ │ cmpeq fp, r8, asr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r0, asr r2 │ │ │ │ │ + ldrshteq r0, [fp], #-152 @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ - cmpeq r1, r8, lsr #13 │ │ │ │ │ - @ instruction: 0x015cac90 │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + cmpeq r1, r8, lsr pc │ │ │ │ │ + cmpeq r3, r0, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r0, [fp], #-152 @ 0xffffff68 │ │ │ │ │ + rsbseq r0, fp, r0, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - cmpeq r1, r8, lsr pc │ │ │ │ │ - cmpeq r3, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ + cmpeq r1, r8, lsr #13 │ │ │ │ │ + @ instruction: 0x015cac90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1271177,19 +1270691,19 @@ │ │ │ │ │ cmpeq r1, r8, ror r6 │ │ │ │ │ adcseq r4, r2, r0, asr #12 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r8, lsl #5 │ │ │ │ │ + ldrhteq r0, [fp], #-168 @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq r6, [r1, #-216] @ 0xffffff28 │ │ │ │ │ - @ instruction: 0x0117aad8 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + smlaltteq r3, r0, r8, r2 │ │ │ │ │ + cmneq r1, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, ror #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1271197,24 +1270711,14 @@ │ │ │ │ │ @ instruction: 0x012fe538 │ │ │ │ │ cmpeq r2, r8, ror r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r0, [fp], #-168 @ 0xffffff58 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - smlaltteq r3, r0, r8, r2 │ │ │ │ │ - cmneq r1, r8, lsl #6 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r0, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ cmpeq r0, r8, lsl #8 │ │ │ │ │ tsteq ip, r8, asr pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1271227,14 +1270731,24 @@ │ │ │ │ │ adcseq r8, r2, r8, asr #28 │ │ │ │ │ adcseq r8, fp, r8, lsr #26 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq lr, sl, r8, lsl #5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrheq r6, [r1, #-216] @ 0xffffff28 │ │ │ │ │ + @ instruction: 0x0117aad8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ strdeq lr, [pc, -r8]! │ │ │ │ │ tsteq r3, r8, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1271317,29 +1270831,29 @@ │ │ │ │ │ @ instruction: 0x012fc498 │ │ │ │ │ cmpeq r9, r8, asr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r8, lsr #4 │ │ │ │ │ + rsbseq r1, fp, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x012fe248 │ │ │ │ │ - tsteq r2, r8, lsl #2 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + smlaltbeq r3, r0, r8, r2 │ │ │ │ │ + tsteq sl, r8, lsr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r1, fp, r8, lsr #4 │ │ │ │ │ + rsbseq pc, sl, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - smlaltbeq r3, r0, r8, r2 │ │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x012fe248 │ │ │ │ │ + tsteq r2, r8, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r8, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1271479,14 +1270993,24 @@ │ │ │ │ │ cmpeq r1, r8, lsl pc │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq pc, sl, r8, ror #7 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x012fef58 │ │ │ │ │ + cmpeq r9, r8, lsl r2 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r8, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ adcseq r8, r2, r8, ror #26 │ │ │ │ │ adcseq r2, fp, r8, lsl #19 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1271499,24 +1271023,14 @@ │ │ │ │ │ adcseq r9, r2, r8, ror #5 │ │ │ │ │ adcseq r5, fp, r8, lsl #22 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r8, ror #7 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x012fef58 │ │ │ │ │ - cmpeq r9, r8, lsl r2 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ smlaltteq r3, r0, r8, sl │ │ │ │ │ tsteq r5, r0, lsl r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1271579,40 +1271093,40 @@ │ │ │ │ │ adcseq fp, r2, r8, lsl #3 │ │ │ │ │ adcseq r5, sl, r8, lsr #28 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, r8, r0, lsl #12 │ │ │ │ │ + ldrhteq lr, [sl], #-80 @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ │ - ldrsbeq r0, [r6], #88 @ 0x58 │ │ │ │ │ - adcseq r6, ip, r0, asr #15 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + tsteq r1, r8, ror #16 @ │ │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ @ instruction: 0x012fc138 │ │ │ │ │ cmpeq sp, r0, lsl pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq lr, [sl], #-80 @ 0xffffffb0 │ │ │ │ │ + addeq r2, r8, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - tsteq r1, r8, ror #16 @ │ │ │ │ │ - tsteq r9, r8, asr #1 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ │ + ldrsbeq r0, [r6], #88 @ 0x58 │ │ │ │ │ + adcseq r6, ip, r0, asr #15 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r0, asr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ @@ -1272019,29 +1271533,29 @@ │ │ │ │ │ @ instruction: 0x0111fbf8 │ │ │ │ │ cmpeq ip, r0, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r0, [fp], #-40 @ 0xffffffd8 │ │ │ │ │ + rsbseq pc, sl, r0, ror sl @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - strheq r5, [r1, #-248] @ 0xffffff08 │ │ │ │ │ - cmpeq r2, r8, asr r7 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + adcseq ip, r4, r8, lsr pc │ │ │ │ │ + ldrsbeq pc, [r5, #-96] @ 0xffffffa0 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, sl, r0, ror sl @ │ │ │ │ │ + ldrsbteq r0, [fp], #-40 @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - adcseq ip, r4, r8, lsr pc │ │ │ │ │ - ldrsbeq pc, [r5, #-96] @ 0xffffffa0 @ │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + strheq r5, [r1, #-248] @ 0xffffff08 │ │ │ │ │ + cmpeq r2, r8, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r0, fp, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1272219,34 +1271733,34 @@ │ │ │ │ │ sbcseq r7, r4, r8, asr lr │ │ │ │ │ cmpeq sl, r0, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, r8, r8, asr #9 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - sbcseq ip, r6, r8, ror r3 │ │ │ │ │ - adcseq pc, ip, r0, lsr #2 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ @ instruction: 0x012fc128 │ │ │ │ │ cmpeq sp, r0, ror #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, r8, r8, asr #9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + sbcseq ip, r6, r8, ror r3 │ │ │ │ │ + adcseq pc, ip, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ cmpeq r1, r8, ror #30 │ │ │ │ │ ldrsheq sl, [sp, #-120] @ 0xffffff88 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1272481,34 +1271995,34 @@ │ │ │ │ │ smlalbbeq r3, r0, r8, r1 │ │ │ │ │ cmpeq sp, r0, lsl #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, r8, r8, asr #8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ │ - sbcseq r0, r6, r8, lsr r6 │ │ │ │ │ - adcseq r9, ip, r0, lsr #22 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ tsteq r1, r8, lsl #8 @ │ │ │ │ │ cmpeq r8, r8, asr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r2, r8, r8, asr #8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ │ + sbcseq r0, r6, r8, lsr r6 │ │ │ │ │ + adcseq r9, ip, r0, lsr #22 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq pc, [sl], #-104 @ 0xffffff98 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ rscseq r0, sl, r8, asr #31 │ │ │ │ │ tsteq r2, r8, asr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1272631,29 +1272145,29 @@ │ │ │ │ │ strheq r3, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ cmpeq r9, r0, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r1, fp, r0, lsr #32 │ │ │ │ │ + rsbseq r0, fp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r8, lsr #31 │ │ │ │ │ - cmpeq r8, r8, ror #23 │ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ │ + cmpeq r1, r8, lsl #11 │ │ │ │ │ + cmpeq lr, r0, lsl r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, fp, r0, asr #28 │ │ │ │ │ + rsbseq r1, fp, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ │ - cmpeq r1, r8, lsl #11 │ │ │ │ │ - cmpeq lr, r0, lsl r7 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r1, r8, lsr #31 │ │ │ │ │ + cmpeq r8, r8, ror #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq lr, sl, r8, asr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1273271,34 +1272785,34 @@ │ │ │ │ │ adcseq r9, r2, r8, asr r4 │ │ │ │ │ adcseq pc, ip, r8, lsr r6 @ │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, r8, r0, ror pc │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ │ - adcseq r9, r2, r8, asr #5 │ │ │ │ │ - adcseq r8, ip, r0, asr r5 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq pc, sl, r8, asr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @ instruction: 0x012fe5a8 │ │ │ │ │ cmpeq sp, r8, ror #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r1, r8, r0, ror pc │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ │ + adcseq r9, r2, r8, asr #5 │ │ │ │ │ + adcseq r8, ip, r0, asr r5 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r0, asr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ adcseq r9, r2, r8, lsr #1 │ │ │ │ │ adcseq r3, ip, r0, lsr r0 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1273431,24 +1272945,14 @@ │ │ │ │ │ adcseq r8, r2, r8, lsr #26 │ │ │ │ │ adcseq r0, fp, r8, asr r4 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq lr, sl, r0, lsr #4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r1, r8, asr #26 │ │ │ │ │ - cmneq r1, r0, asr #21 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r8, r8, asr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ ldrsheq ip, [r6], #120 @ 0x78 │ │ │ │ │ ldrhteq r4, [fp], r0 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1273461,14 +1272965,24 @@ │ │ │ │ │ ldrsbeq ip, [r6], #136 @ 0x88 │ │ │ │ │ adcseq r2, ip, r0, ror #21 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq lr, sl, r0, lsr #4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r1, r8, asr #26 │ │ │ │ │ + cmneq r1, r0, asr #21 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r8, r0, sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ adcseq r8, r2, r8, ror pc │ │ │ │ │ adcseq r5, fp, r8, lsr r6 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1274233,34 +1273747,34 @@ │ │ │ │ │ strdeq ip, [pc, -r8]! │ │ │ │ │ cmpeq r4, r8, asr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008a09b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x012fcf48 │ │ │ │ │ - cmpeq r9, r0, lsr #31 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r0, asr #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ adcseq r9, r2, r8, asr lr │ │ │ │ │ adcseq fp, ip, r8, asr r9 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x008a09b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x012fcf48 │ │ │ │ │ + cmpeq r9, r0, lsr #31 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpbeq r3, r8, [r0] │ │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276167,29 +1275681,29 @@ │ │ │ │ │ sbcseq r5, r4, r8, asr #7 │ │ │ │ │ cmneq r0, r0, ror #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, ror #18 │ │ │ │ │ + @ instruction: 0x0089deb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x010bc398 │ │ │ │ │ - ldrsbeq r1, [sl, #-112] @ 0xffffff90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + adcseq r6, pc, r0, lsr #30 │ │ │ │ │ + cmneq r2, r0, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0089deb8 │ │ │ │ │ + rsbseq r2, fp, r0, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - adcseq r6, pc, r0, lsr #30 │ │ │ │ │ - cmneq r2, r0, lsl #6 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x010bc398 │ │ │ │ │ + ldrsbeq r1, [sl, #-112] @ 0xffffff90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq sp, r9, r0, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276197,29 +1275711,29 @@ │ │ │ │ │ rsceq lr, r8, r0, asr ip │ │ │ │ │ cmpeq sp, r8, lsr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r0, asr r2 │ │ │ │ │ + addeq pc, r9, r0, asr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - ldrsbteq r4, [fp], #232 @ 0xe8 │ │ │ │ │ - cmpeq lr, r8, asr #4 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x011638d8 │ │ │ │ │ + @ instruction: 0x011196d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, asr #9 │ │ │ │ │ + addeq r1, sl, r0, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0x011638d8 │ │ │ │ │ - @ instruction: 0x011196d0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + ldrsbteq r4, [fp], #232 @ 0xe8 │ │ │ │ │ + cmpeq lr, r8, asr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, ror r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276277,29 +1275791,29 @@ │ │ │ │ │ tsteq ip, r8, lsr r6 @ │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsr pc │ │ │ │ │ + ldrsbteq r2, [fp], #-16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - @ instruction: 0x01194cb0 │ │ │ │ │ - ldrheq r1, [pc, #-56] @ c1dbac <__bss_end__@@Base+0x5204fc> │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + rsceq r4, r9, r8, ror #12 │ │ │ │ │ + cmpeq r4, r8, asr #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r2, [fp], #-16 │ │ │ │ │ + addeq lr, r9, r8, lsr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - rsceq r4, r9, r8, ror #12 │ │ │ │ │ - cmpeq r4, r8, asr #7 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + @ instruction: 0x01194cb0 │ │ │ │ │ + ldrheq r1, [pc, #-56] @ c1dbd4 <__bss_end__@@Base+0x520524> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276367,29 +1275881,29 @@ │ │ │ │ │ strdeq r3, [lr, -r0] │ │ │ │ │ cmpeq r5, r0, lsl #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, lsl #18 │ │ │ │ │ + @ instruction: 0x007b2f90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - rscseq r9, fp, r8, lsl #15 │ │ │ │ │ - tsteq r5, r8, asr #8 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq r7, fp, r0, lsl #22 │ │ │ │ │ + tsteq lr, r0, lsl sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007b2f90 │ │ │ │ │ + rsbseq r2, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq r7, fp, r0, lsl #22 │ │ │ │ │ - tsteq lr, r0, lsl sp │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + rscseq r9, fp, r8, lsl #15 │ │ │ │ │ + tsteq r5, r8, asr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276417,19 +1275931,19 @@ │ │ │ │ │ @ instruction: 0x0114f7d0 │ │ │ │ │ cmpeq ip, r0, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r2, [fp], #-72 @ 0xffffffb8 │ │ │ │ │ + @ instruction: 0x008a12b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smlatteq fp, r8, r7, fp │ │ │ │ │ - tsteq sl, r0, lsl r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #20 │ │ │ │ │ + ldrsbeq fp, [r7, #-200] @ 0xffffff38 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276447,19 +1275961,19 @@ │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ tsteq lr, r0, asr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008a12b0 │ │ │ │ │ + ldrshteq r2, [fp], #-72 @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #20 │ │ │ │ │ - ldrsbeq fp, [r7, #-200] @ 0xffffff38 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smlatteq fp, r8, r7, fp │ │ │ │ │ + tsteq sl, r0, lsl r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, asr r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276527,29 +1276041,29 @@ │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ @ instruction: 0x01117db0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq lr, r9, r0, r6 │ │ │ │ │ + addeq lr, r9, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq pc, r0, lsl #10 │ │ │ │ │ - cmpeq r3, r0, lsr #28 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + @ instruction: 0x011b17d0 │ │ │ │ │ + ldrheq fp, [r4, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsl #31 │ │ │ │ │ + umulleq lr, r9, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - @ instruction: 0x011b17d0 │ │ │ │ │ - ldrheq fp, [r4, #-56] @ 0xffffffc8 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq pc, r0, lsl #10 │ │ │ │ │ + cmpeq r3, r0, lsr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq pc, r1, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1276669,14 +1276183,24 @@ │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ cmpeq ip, r0, lsl #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r0, sl, r8, lsl #30 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ │ + rsbeq lr, pc, r8, asr #13 │ │ │ │ │ + ldrsbeq pc, [r1, #-144] @ 0xffffff70 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008a0cb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ rscseq r2, fp, r0, lsr #3 │ │ │ │ │ cmpeq r6, r8, lsr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276709,40 +1276233,30 @@ │ │ │ │ │ rsceq r0, r9, r0, lsl #1 │ │ │ │ │ tsteq pc, r8, lsl sl @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r1, fp, r8, lsl #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - umlalseq r7, r4, r8, r9 │ │ │ │ │ - umlalseq r4, r5, r0, sp │ │ │ │ │ - strdeq r1, [r0], r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, asr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ rscseq r6, fp, r8, asr #1 │ │ │ │ │ cmpeq pc, r0, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, lsl #30 │ │ │ │ │ + rsbseq r1, fp, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsl r0 │ │ │ │ │ - rsbeq lr, pc, r8, asr #13 │ │ │ │ │ - ldrsbeq pc, [r1, #-144] @ 0xffffff70 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + umlalseq r7, r4, r8, r9 │ │ │ │ │ + ldrshteq r4, [r5], r0 │ │ │ │ │ + strdeq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -1276929,29 +1276443,29 @@ │ │ │ │ │ tsteq ip, r0, lsr r5 │ │ │ │ │ ldrsbeq ip, [r0, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsr r8 │ │ │ │ │ + ldrdeq sp, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq fp, r0, lsr #32 │ │ │ │ │ - cmpeq lr, r8, lsl r1 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r6, r0, asr #20 │ │ │ │ │ + tsteq r9, r8, ror #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq sp, [r9], r8 │ │ │ │ │ + @ instruction: 0x0089e3b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r6, r0, asr #20 │ │ │ │ │ - tsteq r9, r8, ror #17 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x011a49b0 │ │ │ │ │ + smceq 4216 @ 0x1078 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1276959,49 +1276473,69 @@ │ │ │ │ │ ldrsbeq r0, [r4], #160 @ 0xa0 │ │ │ │ │ cmpeq r6, r8, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq lr, [r9], r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq sp, sl, r8, asr r1 │ │ │ │ │ + cmneq r0, r8, asr lr │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r9, r8, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ │ + cmpeq lr, r8, lsl r1 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ rscseq r4, fp, r0, ror #1 │ │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq lr, [r9], r0 │ │ │ │ │ + addeq pc, r9, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq sp, sl, r8, asr r1 │ │ │ │ │ - cmneq r0, r8, asr lr │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + rscseq r3, sl, r8, lsl #28 │ │ │ │ │ + cmpeq r5, r8, lsr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0089e3b8 │ │ │ │ │ + addeq r1, sl, r8, ror #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0x011a49b0 │ │ │ │ │ - smceq 4216 @ 0x1078 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + cmpeq r4, r8, lsr #8 │ │ │ │ │ + tsteq lr, r8, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, asr r7 @ │ │ │ │ │ + rsbseq r2, fp, r8, asr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq fp, r0, lsr #6 │ │ │ │ │ - cmneq r0, r8, asr #19 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + strdeq r4, [r9], #152 @ 0x98 @ │ │ │ │ │ + ldrheq r9, [r5, #-200] @ 0xffffff38 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277019,29 +1276553,29 @@ │ │ │ │ │ @ instruction: 0x01163fb0 │ │ │ │ │ cmpeq r5, r8, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, lsl #22 │ │ │ │ │ + addeq r1, sl, r0, asr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, sl, r8, ror r5 │ │ │ │ │ - cmneq r0, r8, asr r7 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + sbcseq ip, r3, r8, lsr ip │ │ │ │ │ + tsteq r1, r8, asr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, ror #7 │ │ │ │ │ + addeq r0, sl, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - cmpeq r4, r8, lsr #8 │ │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq lr, sl, r8, ror r5 │ │ │ │ │ + cmneq r0, r8, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277053,35 +1276587,35 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ cmpeq r3, r8, lsr #17 │ │ │ │ │ - adcseq r5, r5, r8, lsr #8 │ │ │ │ │ + adcseq r5, r5, r8, lsl #9 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, lsr #26 │ │ │ │ │ + addeq pc, r9, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r8, r8, lsr #14 │ │ │ │ │ - ldrsheq fp, [sl, #-48] @ 0xffffffd0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ │ + cmneq r0, r8, asr #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r0, asr #4 │ │ │ │ │ + rsbseq r2, fp, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - sbcseq ip, r3, r8, lsr ip │ │ │ │ │ - tsteq r1, r8, asr r4 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ │ + ldrsheq fp, [sl, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277099,24 +1276633,14 @@ │ │ │ │ │ smullseq r1, r4, r0, fp │ │ │ │ │ cmpeq lr, r0, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, lsl r5 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - rscseq r3, sl, r8, lsl #28 │ │ │ │ │ - cmpeq r5, r8, lsr #4 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ │ smceq 1144 @ 0x478 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277139,24 +1276663,14 @@ │ │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ │ ldrsheq sl, [r9, #-200] @ 0xffffff38 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, asr sp │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - strdeq r4, [r9], #152 @ 0x98 @ │ │ │ │ │ - ldrheq r9, [r5, #-200] @ 0xffffff38 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010bcf98 │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277289,29 +1276803,29 @@ │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ cmpeq r9, r0, ror #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsl sp │ │ │ │ │ + @ instruction: 0x007b2098 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ │ - @ instruction: 0x011388f0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x011c3998 │ │ │ │ │ + cmpeq lr, r8, lsr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007b2098 │ │ │ │ │ + rsbseq r2, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - @ instruction: 0x011c3998 │ │ │ │ │ - cmpeq lr, r8, lsr #22 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + tsteq r7, r8, lsl #18 │ │ │ │ │ + @ instruction: 0x011388f0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277459,29 +1276973,29 @@ │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq pc, [r9], r0 @ │ │ │ │ │ + rsbseq r3, fp, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9, lsl r0 │ │ │ │ │ - tsteq r7, r0, asr #17 │ │ │ │ │ - @ instruction: 0x01191b98 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r6, fp, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x011d0bf0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r3, fp, r0, lsr #2 │ │ │ │ │ + strheq pc, [r9], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r6, fp, r0, lsr #3 │ │ │ │ │ - @ instruction: 0x011d0bf0 │ │ │ │ │ + andeq r0, r0, r9, lsl r0 │ │ │ │ │ + tsteq r7, r0, asr #17 │ │ │ │ │ + @ instruction: 0x01191b98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, ror r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277499,29 +1277013,29 @@ │ │ │ │ │ @ instruction: 0x010fd398 │ │ │ │ │ @ instruction: 0x01157cf8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r0, [sl], r0 @ │ │ │ │ │ + addeq r1, sl, r0, ror r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #19 │ │ │ │ │ - smlabbeq sp, r0, fp, r8 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r6, fp, r0, ror #13 │ │ │ │ │ + tsteq r0, r8, lsr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r0, ror r3 │ │ │ │ │ + ldrdeq r0, [sl], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r6, fp, r0, ror #13 │ │ │ │ │ - tsteq r0, r8, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #19 │ │ │ │ │ + smlabbeq sp, r0, fp, r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r0, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277559,31 +1277073,31 @@ │ │ │ │ │ tsteq r4, r8, ror #6 │ │ │ │ │ cmpeq ip, r0, ror #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, lsr #13 │ │ │ │ │ + addeq r0, sl, r0, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - adcseq r4, lr, r0, lsr #27 │ │ │ │ │ - cmpeq pc, r8, lsr #20 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq r4, fp, r8, lsl #30 │ │ │ │ │ + tsteq fp, r8, lsl #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r0, r2, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, asr #21 │ │ │ │ │ + addeq pc, r9, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq r4, fp, r8, lsl #30 │ │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + adcseq r4, lr, r0, lsr #27 │ │ │ │ │ + cmpeq pc, r8, lsr #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r0, sl, r0, sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277741,14 +1277255,24 @@ │ │ │ │ │ sbcseq r6, r4, r0, lsr #32 │ │ │ │ │ cmpeq r8, r8, ror #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq pc, r9, r0, lsl #29 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq r6, fp, r8 │ │ │ │ │ + @ instruction: 0x01611290 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, r9, r8, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq r1, r8, lsr #23 │ │ │ │ │ tsteq lr, r0, lsr pc @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277761,44 +1277285,24 @@ │ │ │ │ │ @ instruction: 0x011594b8 │ │ │ │ │ @ instruction: 0x010d4598 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, lsl #29 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq r6, fp, r8 │ │ │ │ │ - @ instruction: 0x01611290 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, ror #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ │ tsteq r1, r0, lsr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, lsl #13 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rsceq lr, r8, r0, ror #7 │ │ │ │ │ - cmpeq r2, r8, asr #9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, r9, r0, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ rscseq r6, fp, r0, ror #7 │ │ │ │ │ cmpeq sp, r8, lsl r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277811,14 +1277315,24 @@ │ │ │ │ │ rsceq r0, r9, r0, asr #2 │ │ │ │ │ cmpeq ip, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r0, sl, r8, lsl #13 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rsceq lr, r8, r0, ror #7 │ │ │ │ │ + cmpeq r2, r8, asr #9 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ │ cmpeq r3, r0, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1277851,29 +1277365,29 @@ │ │ │ │ │ strdeq r5, [sp, -r0] │ │ │ │ │ @ instruction: 0x015f3590 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r2, [fp], #-96 @ 0xffffffa0 │ │ │ │ │ + addeq r1, sl, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - rscseq sp, sl, r0, ror #19 │ │ │ │ │ - ldrheq r8, [r3, #-72] @ 0xffffffb8 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rsceq pc, r8, r8, lsr #29 │ │ │ │ │ + tsteq r9, r8, asr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, lsr r2 │ │ │ │ │ + ldrsbteq r2, [fp], #-96 @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rsceq pc, r8, r8, lsr #29 │ │ │ │ │ - tsteq r9, r8, asr #21 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + rscseq sp, sl, r0, ror #19 │ │ │ │ │ + ldrheq r8, [r3, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r8, ror #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1278351,29 +1277865,29 @@ │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ ldrsheq r8, [ip, #-168] @ 0xffffff58 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, ror #30 │ │ │ │ │ + rsbseq r2, fp, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #14 │ │ │ │ │ - @ instruction: 0x011377d0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + @ instruction: 0x0119cbd8 │ │ │ │ │ + ldrheq r4, [r9, #-152] @ 0xffffff68 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsr r0 │ │ │ │ │ + rsbseq r2, fp, r0, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - @ instruction: 0x0119cbd8 │ │ │ │ │ - ldrheq r4, [r9, #-152] @ 0xffffff68 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #14 │ │ │ │ │ + @ instruction: 0x011377d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, sl, r8, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1278441,29 +1277955,29 @@ │ │ │ │ │ rsbeq lr, pc, r8, lsr #14 │ │ │ │ │ cmpeq fp, r8, lsl #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008a11b0 │ │ │ │ │ + addeq lr, r9, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - tsteq r9, r8, asr #13 │ │ │ │ │ - tsteq r1, r8, lsr #8 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r2, r8, lsl #29 │ │ │ │ │ + tsteq pc, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsl #26 │ │ │ │ │ + @ instruction: 0x008a11b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r2, r8, lsl #29 │ │ │ │ │ - tsteq pc, r8, lsl #6 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + tsteq r9, r8, asr #13 │ │ │ │ │ + tsteq r1, r8, lsr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r0, ror #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1278521,29 +1278035,29 @@ │ │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsr #21 │ │ │ │ │ + strdeq pc, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - ldrsbteq r2, [fp], #16 │ │ │ │ │ - cmpeq ip, r8, ror #24 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq fp, r0, asr r9 │ │ │ │ │ + cmpeq r3, r8, asr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq pc, [r9], r0 │ │ │ │ │ + addeq lr, r9, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq fp, r0, asr r9 │ │ │ │ │ - cmpeq r3, r8, asr #28 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + ldrsbteq r2, [fp], #16 │ │ │ │ │ + cmpeq ip, r8, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r2, [fp], #-208 @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1278663,39 +1278177,29 @@ │ │ │ │ │ sbcseq lr, r3, r0, ror #1 │ │ │ │ │ cmpeq pc, r8, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, ror #2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - cmpeq r2, r8, ror #15 │ │ │ │ │ - cmpeq sp, r0, asr #17 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ sbcseq ip, r3, r8, lsl #9 │ │ │ │ │ ldrsheq r4, [r5, #-192] @ 0xffffff40 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, lsr #2 │ │ │ │ │ + addeq r0, sl, r8, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq fp, r0, ror #22 │ │ │ │ │ - cmpeq lr, r8, asr fp │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + cmpeq r2, r8, ror #15 │ │ │ │ │ + cmpeq sp, r0, asr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1278703,14 +1278207,24 @@ │ │ │ │ │ rsceq r0, r9, r8, lsr #14 │ │ │ │ │ cmneq r2, r8, lsl #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r2, fp, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq fp, r0, ror #22 │ │ │ │ │ + cmpeq lr, r8, asr fp │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ ldrsbteq sp, [sl], #88 @ 0x58 │ │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1278993,29 +1278507,29 @@ │ │ │ │ │ tsteq r3, r8, ror r2 │ │ │ │ │ cmpeq sp, r8, ror lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, ror r4 @ │ │ │ │ │ + addeq pc, r9, r8, ror #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq r2, r8, ror #3 │ │ │ │ │ - @ instruction: 0x0117b1b8 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r7, r8, asr r4 │ │ │ │ │ + tsteq r4, r8, lsr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, ror #14 │ │ │ │ │ + addeq pc, r9, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r7, r8, asr r4 │ │ │ │ │ - tsteq r4, r8, lsr r1 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq r2, r8, ror #3 │ │ │ │ │ + @ instruction: 0x0117b1b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279063,14 +1278577,24 @@ │ │ │ │ │ tsteq r1, r8, asr #16 │ │ │ │ │ cmpeq r9, r0, asr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq lr, [r9], r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + qaddeq r5, r0, sp │ │ │ │ │ + cmpeq r2, r0, lsl #31 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r0, asr r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ adcseq fp, lr, r0, ror #10 │ │ │ │ │ tsteq sp, r0, lsr #26 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279083,24 +1278607,14 @@ │ │ │ │ │ smlabteq sp, r0, r5, r5 │ │ │ │ │ cmpeq lr, r8, lsr #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq lr, [r9], r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - qaddeq r5, r0, sp │ │ │ │ │ - cmpeq r2, r0, lsl #31 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r8, asr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ tsteq r1, r8, asr sp │ │ │ │ │ cmneq r2, r0, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279163,49 +1278677,39 @@ │ │ │ │ │ tsteq r1, r0, lsl #4 │ │ │ │ │ cmpeq r2, r8, lsr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, ror #7 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - smlalseq sp, sl, r0, lr │ │ │ │ │ - msreq (UNDEF: 113), r0 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r2, [fp], #-224 @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ tsteq sl, r0, lsr #21 │ │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007b2798 │ │ │ │ │ + addeq r0, sl, r8, ror #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #11 │ │ │ │ │ - cmpeq sp, r8, asr sl │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + smlalseq sp, sl, r0, lr │ │ │ │ │ + msreq (UNDEF: 113), r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsl #21 │ │ │ │ │ + @ instruction: 0x007b2798 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlabteq lr, r0, r2, r3 │ │ │ │ │ - cmpeq r4, r8, asr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #11 │ │ │ │ │ + cmpeq sp, r8, asr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r8, lsr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279223,19 +1278727,19 @@ │ │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ │ tsteq r5, r8, lsl #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, asr #21 │ │ │ │ │ + addeq sp, r9, r0, asr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r7, r0, lsr r2 │ │ │ │ │ - tsteq r8, r0, lsl #5 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + tsteq r3, r0, asr #11 │ │ │ │ │ + @ instruction: 0x01155ab0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279243,29 +1278747,29 @@ │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ strdeq lr, [sp, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r0, asr sl │ │ │ │ │ + addeq lr, r9, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - tsteq r3, r0, asr #11 │ │ │ │ │ - @ instruction: 0x01155ab0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlabteq lr, r0, r2, r3 │ │ │ │ │ + cmpeq r4, r8, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [sl], r8 │ │ │ │ │ + addeq pc, r9, r0, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rsceq r5, r9, r0, ror sl │ │ │ │ │ - tsteq pc, r8, lsr #27 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r7, r0, lsr r2 │ │ │ │ │ + tsteq r8, r0, lsl #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, sl, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279283,14 +1278787,24 @@ │ │ │ │ │ rsbeq lr, pc, r8, asr #13 │ │ │ │ │ strdeq r6, [lr, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r0, [sl], r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rsceq r5, r9, r0, ror sl │ │ │ │ │ + tsteq pc, r8, lsr #27 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ smlabbeq ip, r0, r0, r5 │ │ │ │ │ cmpeq r9, r0, lsl #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279333,29 +1278847,29 @@ │ │ │ │ │ cmpeq r1, r0, lsl #28 │ │ │ │ │ cmpeq sp, r8, lsl r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, lsr #32 │ │ │ │ │ + addeq r1, sl, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq pc, r8, lsr #26 │ │ │ │ │ - tsteq r9, r0, lsl #26 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq sl, r8, ror #18 │ │ │ │ │ + cmpeq sl, r8, asr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, lsr r4 │ │ │ │ │ + addeq r1, sl, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq sl, r8, ror #18 │ │ │ │ │ - cmpeq sl, r8, asr #8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq pc, r8, lsr #26 │ │ │ │ │ + tsteq r9, r0, lsl #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279443,19 +1278957,19 @@ │ │ │ │ │ rscseq sl, fp, r8, lsl fp │ │ │ │ │ @ instruction: 0x01144bf8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, ror r4 │ │ │ │ │ + ldrdeq r0, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - tsteq fp, r0, asr #26 │ │ │ │ │ - @ instruction: 0x0155da98 │ │ │ │ │ + adcseq fp, lr, r0, ror r1 │ │ │ │ │ + cmpeq r3, r8, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x007b3090 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279463,19 +1278977,19 @@ │ │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r0, [sl], r8 │ │ │ │ │ + addeq r0, sl, r0, ror r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - adcseq fp, lr, r0, ror r1 │ │ │ │ │ - cmpeq r3, r8, lsr #23 │ │ │ │ │ + tsteq fp, r0, asr #26 │ │ │ │ │ + @ instruction: 0x0155da98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279573,50 +1279087,50 @@ │ │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ │ cmneq r1, r0, ror #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, asr #21 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - sbcseq lr, r3, r0, lsr #32 │ │ │ │ │ - tsteq pc, r8, asr #6 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ sbcseq r1, r4, r8 │ │ │ │ │ tsteq sp, r8, lsl #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r0, sl, r8, r7 │ │ │ │ │ + addeq pc, r9, r8, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - @ instruction: 0x01176bf0 │ │ │ │ │ - @ instruction: 0x015dfb98 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + sbcseq lr, r3, r0, lsr #32 │ │ │ │ │ + tsteq pc, r8, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ @ instruction: 0x011cf2f0 │ │ │ │ │ cmpeq r5, r0, lsr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + umulleq r0, sl, r8, r7 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + @ instruction: 0x01176bf0 │ │ │ │ │ + @ instruction: 0x015dfb98 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r2, r2, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, asr #3 │ │ │ │ │ @@ -1279705,14 +1279219,24 @@ │ │ │ │ │ @ instruction: 0x011bb3f8 │ │ │ │ │ cmpeq r9, r8, lsl r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r2, fp, r0, lsl r6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r7, r0, lsl r4 │ │ │ │ │ + tsteq fp, r8, ror #7 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ rscseq r3, fp, r8, lsl #27 │ │ │ │ │ ldrheq r0, [sl, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279725,24 +1279249,14 @@ │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ @ instruction: 0x015cc498 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsl r6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r7, r0, lsl r4 │ │ │ │ │ - tsteq fp, r8, ror #7 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ smlabbeq lr, r8, r4, r7 │ │ │ │ │ cmneq r1, r8, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279765,29 +1279279,29 @@ │ │ │ │ │ @ instruction: 0x011391b8 │ │ │ │ │ cmpeq r7, r0, lsl #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, lsr r3 │ │ │ │ │ + addeq pc, r9, r0, asr r1 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rsceq r6, r9, r0, lsl #19 │ │ │ │ │ - cmpeq ip, r8, asr r1 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + @ instruction: 0x011bbef0 │ │ │ │ │ + @ instruction: 0x011b5ff8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, asr r1 @ │ │ │ │ │ + addeq r0, sl, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - @ instruction: 0x011bbef0 │ │ │ │ │ - @ instruction: 0x011b5ff8 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rsceq r6, r9, r0, lsl #19 │ │ │ │ │ + cmpeq ip, r8, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1279805,29 +1279319,29 @@ │ │ │ │ │ rsceq ip, r8, r8, lsl #27 │ │ │ │ │ tsteq ip, r0, lsl r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsl #27 │ │ │ │ │ + addeq r0, sl, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r0, r8, lsr pc │ │ │ │ │ - ldrsbeq sp, [lr, #-104] @ 0xffffff98 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x011a43b0 │ │ │ │ │ + cmneq r1, r0, lsr fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, lsl #3 │ │ │ │ │ + addeq lr, r9, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x011a43b0 │ │ │ │ │ - cmneq r1, r0, lsr fp │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r0, r8, lsr pc │ │ │ │ │ + ldrsbeq sp, [lr, #-104] @ 0xffffff98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280015,39 +1279529,29 @@ │ │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ │ @ instruction: 0x011194b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, asr #12 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r0, r0, asr r6 │ │ │ │ │ - tsteq r5, r0, asr #8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ tsteq lr, r0, asr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008a07b0 │ │ │ │ │ + rsbseq r2, fp, r8, asr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r1, r0, lsr #27 │ │ │ │ │ - cmpeq r5, r8, lsr #29 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r0, r0, asr r6 │ │ │ │ │ + tsteq r5, r0, asr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, asr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280055,14 +1279559,24 @@ │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ cmpeq r5, r0, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x008a07b0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r1, r0, lsr #27 │ │ │ │ │ + cmpeq r5, r8, lsr #29 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq ip, r8, asr r1 │ │ │ │ │ tsteq r7, r8, lsl r0 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280125,29 +1279639,29 @@ │ │ │ │ │ umlalseq r8, r4, r0, r5 │ │ │ │ │ adceq r9, lr, r0, ror r3 │ │ │ │ │ addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [sl], r8 │ │ │ │ │ + addeq r0, sl, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - @ instruction: 0x010bc998 │ │ │ │ │ - ldrsheq r6, [r2, -r0] │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + sbcseq sp, r3, r8, ror #6 │ │ │ │ │ + cmpeq r8, r8, asr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, lsl #22 │ │ │ │ │ + strdeq r0, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - sbcseq sp, r3, r8, ror #6 │ │ │ │ │ - cmpeq r8, r8, asr #32 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + @ instruction: 0x010bc998 │ │ │ │ │ + ldrsheq r6, [r2, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, asr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280445,29 +1279959,29 @@ │ │ │ │ │ smlabbeq fp, r0, r6, ip │ │ │ │ │ cmneq r1, r8, ror #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, lsr #13 │ │ │ │ │ + addeq lr, r9, r0, asr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smlatbeq fp, r0, sl, ip │ │ │ │ │ - tsteq sl, r0, lsl #21 │ │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ │ + sbcseq ip, r3, r8, ror #18 │ │ │ │ │ + ldrheq pc, [fp, #-248] @ 0xffffff08 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, asr r4 │ │ │ │ │ + addeq r0, sl, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ │ - sbcseq ip, r3, r8, ror #18 │ │ │ │ │ - ldrheq pc, [fp, #-248] @ 0xffffff08 @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smlatbeq fp, r0, sl, ip │ │ │ │ │ + tsteq sl, r0, lsl #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280585,14 +1280099,24 @@ │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ cmpeq sl, r8, ror #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r2, fp, r8, ror #18 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r7, r8, ror #6 │ │ │ │ │ + tsteq fp, r0, ror #29 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ rsbeq lr, pc, r8, ror #13 │ │ │ │ │ cmpeq fp, r8, lsl #26 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280605,24 +1280129,14 @@ │ │ │ │ │ rscseq r7, fp, r0, lsr #18 │ │ │ │ │ ldrheq sp, [fp, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, ror #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r7, r8, ror #6 │ │ │ │ │ - tsteq fp, r0, ror #29 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsl ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ qaddeq r5, r0, ip │ │ │ │ │ cmneq r2, r8, lsr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280707,24 +1280221,14 @@ │ │ │ │ │ @ instruction: 0x0114f3b0 │ │ │ │ │ cmneq r0, r8, asr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, lsl #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq r7, r0, asr pc │ │ │ │ │ - cmneq r0, r8, lsr #29 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ │ @ instruction: 0x01538990 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280737,14 +1280241,24 @@ │ │ │ │ │ rsceq ip, r8, r8, lsr #26 │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq pc, r9, r0, lsl #18 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq r7, r0, asr pc │ │ │ │ │ + cmneq r0, r8, lsr #29 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ cmpeq r6, r0, ror pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280957,24 +1280471,14 @@ │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ cmpeq r2, r0, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsl r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r6, r0, lsl r4 │ │ │ │ │ - cmpeq lr, r8, lsr #1 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0089f3b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ rscseq r7, fp, r0, ror sp │ │ │ │ │ cmpeq r5, r8, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1280987,29 +1280491,29 @@ │ │ │ │ │ @ instruction: 0x010d5cb0 │ │ │ │ │ cmpeq r6, r8, lsl #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, ror #13 │ │ │ │ │ + rsbseq r2, fp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r1, r0, asr r6 │ │ │ │ │ - cmpeq r2, r8, ror r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r6, r0, lsl r4 │ │ │ │ │ + cmpeq lr, r8, lsr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, ror r3 │ │ │ │ │ + addeq pc, r9, r8, ror #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - smlabteq fp, r0, r2, fp │ │ │ │ │ - cmpeq r8, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r1, r0, asr r6 │ │ │ │ │ + cmpeq r2, r8, ror r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0089f6b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281017,14 +1280521,24 @@ │ │ │ │ │ sbcseq r5, r4, r8, lsl #15 │ │ │ │ │ @ instruction: 0x011b42d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq sp, r9, r0, ror #25 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x011a4c98 │ │ │ │ │ + strheq fp, [r0, #-104]! @ 0xffffff98 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ cmpeq ip, r0, lsr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281047,19 +1280561,19 @@ │ │ │ │ │ @ instruction: 0x011877d0 │ │ │ │ │ cmpeq sl, r0, lsl #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r0, ror #25 │ │ │ │ │ + addeq r1, sl, r8, ror r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0x011a4c98 │ │ │ │ │ - strheq fp, [r0, #-104]! @ 0xffffff98 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + smlabteq fp, r0, r2, fp │ │ │ │ │ + cmpeq r8, r0, lsr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281077,19 +1280591,19 @@ │ │ │ │ │ @ instruction: 0x011945f0 │ │ │ │ │ tsteq r3, r0, ror r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r0, sl, r8, r9 │ │ │ │ │ + addeq r1, sl, r8, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rsceq r4, r9, r8, lsl #21 │ │ │ │ │ - ldrsbeq r8, [r6, #-248] @ 0xffffff08 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq r7, r0, lsl #10 │ │ │ │ │ + cmpeq r8, r0, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [fp], #-112 @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281097,19 +1280611,19 @@ │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ cmpeq r2, r8, lsl r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, asr #8 │ │ │ │ │ + umulleq r0, sl, r8, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq r7, r0, lsl #10 │ │ │ │ │ - cmpeq r8, r0, ror #24 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rsceq r4, r9, r8, lsl #21 │ │ │ │ │ + ldrsbeq r8, [r6, #-248] @ 0xffffff08 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, asr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281117,29 +1280631,29 @@ │ │ │ │ │ rsceq r6, r9, r0, ror r4 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsr #15 │ │ │ │ │ + ldrsbteq r2, [fp], #-72 @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - tsteq r1, r0, asr r0 │ │ │ │ │ - @ instruction: 0x0111a598 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + sbcseq r2, r5, r0, lsr #24 │ │ │ │ │ + @ instruction: 0x01142c90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r2, [fp], #-72 @ 0xffffffb8 │ │ │ │ │ + addeq lr, r9, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - sbcseq r2, r5, r0, lsr #24 │ │ │ │ │ - @ instruction: 0x01142c90 │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + tsteq r1, r0, asr r0 │ │ │ │ │ + @ instruction: 0x0111a598 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq sp, r9, r0, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281157,29 +1280671,29 @@ │ │ │ │ │ rscseq r6, fp, r0, lsr #15 │ │ │ │ │ @ instruction: 0x0114a9b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq sp, r9, r8, r9 │ │ │ │ │ + strheq r1, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ │ - tsteq ip, r0, lsr #12 │ │ │ │ │ - ldrheq r3, [sl, #-248] @ 0xffffff08 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + ldrsbeq ip, [r3], #64 @ 0x40 │ │ │ │ │ + cmpeq sp, r0, lsl #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r1, [sl], r8 │ │ │ │ │ + umulleq sp, r9, r8, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - ldrsbeq ip, [r3], #64 @ 0x40 │ │ │ │ │ - cmpeq sp, r0, lsl #13 │ │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ │ + tsteq ip, r0, lsr #12 │ │ │ │ │ + ldrheq r3, [sl, #-248] @ 0xffffff08 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281729,39 +1281243,29 @@ │ │ │ │ │ tsteq r6, r0, lsl #28 │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, lsl r3 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - sbcseq sp, r3, r0, lsl #31 │ │ │ │ │ - cmpeq r5, r0, lsl r1 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ tsteq sp, r0, asr #23 │ │ │ │ │ tsteq ip, r0, lsr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, ror #1 │ │ │ │ │ + addeq pc, r9, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - tsteq r3, r8, lsr #11 │ │ │ │ │ - @ instruction: 0x01108ed8 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + sbcseq sp, r3, r0, lsl #31 │ │ │ │ │ + cmpeq r5, r0, lsl r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, ror r6 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281789,14 +1281293,24 @@ │ │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq pc, r9, r8, ror #1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + tsteq r3, r8, lsr #11 │ │ │ │ │ + @ instruction: 0x01108ed8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r0, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ ldrsbeq r3, [r3, #-136] @ 0xffffff78 │ │ │ │ │ adcseq sl, r5, r8, ror #26 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1281839,29 +1281353,29 @@ │ │ │ │ │ ldrsbteq r7, [fp], #232 @ 0xe8 │ │ │ │ │ cmpeq r6, r8, ror #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq lr, [r9], r8 │ │ │ │ │ + addeq pc, r9, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq r0, r8, ror r5 │ │ │ │ │ - cmpeq r3, r8, ror #18 │ │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ │ + @ instruction: 0x011732d8 │ │ │ │ │ + tsteq lr, r8, lsr #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, lsr #21 │ │ │ │ │ + ldrdeq lr, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsl r0 │ │ │ │ │ - @ instruction: 0x011732d8 │ │ │ │ │ - tsteq lr, r8, lsr #24 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq r0, r8, ror r5 │ │ │ │ │ + cmpeq r3, r8, ror #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, ror sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282039,29 +1281553,29 @@ │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ strheq r3, [r2, #-32]! @ 0xffffffe0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsr #1 │ │ │ │ │ + rsbseq r2, fp, r0, ror r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - tsteq r1, r0, lsr r8 │ │ │ │ │ - cmpeq sl, r8, lsl #24 │ │ │ │ │ + tsteq r4, r8, lsr #5 @ │ │ │ │ │ + @ instruction: 0x011c2ff8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, ror r9 │ │ │ │ │ + addeq lr, r9, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - tsteq r4, r8, lsr #5 @ │ │ │ │ │ - @ instruction: 0x011c2ff8 │ │ │ │ │ + tsteq r1, r0, lsr r8 │ │ │ │ │ + cmpeq sl, r8, lsl #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, asr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282069,19 +1281583,19 @@ │ │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq lr, [r9], r8 │ │ │ │ │ + addeq r0, sl, r8, ror r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq fp, r0, asr ip │ │ │ │ │ - cmneq r0, r8, asr #26 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + @ instruction: 0x0116a5d8 │ │ │ │ │ + cmneq r1, r0, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq lr, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282089,19 +1281603,19 @@ │ │ │ │ │ tsteq r3, r8, asr r1 │ │ │ │ │ ldrsbeq r0, [sp, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, ror r2 │ │ │ │ │ + ldrdeq lr, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - @ instruction: 0x0116a5d8 │ │ │ │ │ - cmneq r1, r0, asr #10 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq fp, r0, asr ip │ │ │ │ │ + cmneq r0, r8, asr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282179,24 +1281693,14 @@ │ │ │ │ │ rscseq sp, sl, r8, ror #18 │ │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, asr #4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - cmpeq r6, r0, lsr #32 │ │ │ │ │ - @ instruction: 0x011dcad8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ ldrshteq r6, [fp], #104 @ 0x68 │ │ │ │ │ cmpeq pc, r0, ror pc @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282209,14 +1281713,24 @@ │ │ │ │ │ tsteq ip, r0, lsl r7 │ │ │ │ │ cmpeq fp, r0, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r9, r0, asr #4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + cmpeq r6, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x011dcad8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ rsceq r8, r8, r8, ror r2 │ │ │ │ │ tsteq sl, r0, ror #25 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282329,19 +1281843,29 @@ │ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ │ @ instruction: 0x0112ab90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r0, sl, r0, ror lr │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + @ instruction: 0x011a4ab8 │ │ │ │ │ + tsteq r9, r8, asr #12 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r8, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ adcseq r8, r4, r8, lsr #14 │ │ │ │ │ - umlalseq fp, r5, r0, r7 │ │ │ │ │ + adcseq fp, r5, r0, asr #15 │ │ │ │ │ addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, asr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282349,24 +1281873,14 @@ │ │ │ │ │ smlabteq lr, r8, r3, r7 │ │ │ │ │ cmpeq r3, r0, lsl r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, ror lr │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - @ instruction: 0x011a4ab8 │ │ │ │ │ - tsteq r9, r8, asr #12 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ rsceq pc, r8, r8, lsr #26 │ │ │ │ │ cmpeq r9, r8, ror #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282379,14 +1281893,24 @@ │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ @ instruction: 0x011bd2f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r3, fp, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rscseq r7, fp, r8, lsr #26 │ │ │ │ │ + cmpeq r8, r8, asr fp │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ rsbeq lr, pc, r8, lsl #13 │ │ │ │ │ cmpeq ip, r0, ror r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282409,39 +1281933,29 @@ │ │ │ │ │ ldrsbeq r2, [r6, #-16] │ │ │ │ │ cmpeq r6, r0, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, asr r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - smlatteq fp, r8, r1, fp │ │ │ │ │ - cmpeq r4, r8, ror r8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r3, fp, r8, asr r0 │ │ │ │ │ + addeq sp, r9, r8, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rscseq r7, fp, r8, lsr #26 │ │ │ │ │ - cmpeq r8, r8, asr fp │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq fp, r8, lsr #20 │ │ │ │ │ + cmneq r0, r0, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r8, ror #26 │ │ │ │ │ + addeq r1, sl, r8, asr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq fp, r8, lsr #20 │ │ │ │ │ - cmneq r0, r0, asr r6 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + smlatteq fp, r8, r1, fp │ │ │ │ │ + cmpeq r4, r8, ror r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282509,19 +1282023,19 @@ │ │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ │ cmpeq sp, r0, lsl r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r2, [fp], #-8 │ │ │ │ │ + addeq sp, r9, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ │ - tsteq fp, r0, lsl r1 │ │ │ │ │ - ldrsbeq r3, [r8, #-200] @ 0xffffff38 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + tsteq r6, r0, ror #22 │ │ │ │ │ + tsteq sl, r8, lsr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282529,29 +1282043,29 @@ │ │ │ │ │ smlatbeq ip, r8, r5, r8 │ │ │ │ │ cmneq r1, r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, ror r2 @ │ │ │ │ │ + ldrhteq r2, [fp], #-8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq sl, r0, lsr #18 │ │ │ │ │ - cmpeq r4, r8, lsl lr │ │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ │ + tsteq fp, r0, lsl r1 │ │ │ │ │ + ldrsbeq r3, [r8, #-200] @ 0xffffff38 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r8, asr #31 │ │ │ │ │ + addeq pc, r9, r0, ror r2 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - tsteq r6, r0, ror #22 │ │ │ │ │ - tsteq sl, r8, lsr #15 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq sl, r0, lsr #18 │ │ │ │ │ + cmpeq r4, r8, lsl lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r3, fp, r8, ror #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282741,29 +1282255,29 @@ │ │ │ │ │ rscseq r3, fp, r8, lsl fp │ │ │ │ │ cmneq r0, r8, asr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsr sl │ │ │ │ │ + rsbseq r2, fp, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq r1, r8, ror #21 │ │ │ │ │ - ldrsbeq r6, [sp, #-24] @ 0xffffffe8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + sbcseq r5, r4, r8, asr #31 │ │ │ │ │ + cmpeq r7, r0, asr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, lsr #10 │ │ │ │ │ + rsbseq r2, fp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - sbcseq r5, r4, r8, asr #31 │ │ │ │ │ - cmpeq r7, r0, asr ip │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq r1, r8, ror #21 │ │ │ │ │ + ldrsbeq r6, [sp, #-24] @ 0xffffffe8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [sl], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1282911,29 +1282425,29 @@ │ │ │ │ │ rscseq lr, sl, r0, lsr #12 │ │ │ │ │ cmpeq r5, r8, lsr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, lsr #25 │ │ │ │ │ + rsbseq r2, fp, r8, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x0113c5d8 │ │ │ │ │ - tsteq sl, r0, asr r8 @ │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rscseq r7, fp, r8, ror #30 │ │ │ │ │ + cmpeq sp, r0, ror #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, ror lr │ │ │ │ │ + addeq pc, r9, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rscseq r7, fp, r8, ror #30 │ │ │ │ │ - cmpeq sp, r0, ror #21 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x0113c5d8 │ │ │ │ │ + tsteq sl, r0, asr r8 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283121,29 +1282635,29 @@ │ │ │ │ │ umlalseq r6, pc, r8, r3 @ │ │ │ │ │ cmpeq ip, r8, lsl #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r0, [sl], r0 @ │ │ │ │ │ + addeq pc, r9, r8, asr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - ldrdeq pc, [r8], #112 @ 0x70 @ │ │ │ │ │ - cmneq r1, r0, lsr #23 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + smlalseq r6, fp, r0, r2 │ │ │ │ │ + tsteq lr, r0, lsr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, asr #9 │ │ │ │ │ + ldrdeq r0, [sl], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - smlalseq r6, fp, r0, r2 │ │ │ │ │ - tsteq lr, r0, lsr sl │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + ldrdeq pc, [r8], #112 @ 0x70 @ │ │ │ │ │ + cmneq r1, r0, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283321,19 +1282835,19 @@ │ │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ │ cmpeq ip, r0, lsl #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r0, lsr #25 │ │ │ │ │ + rsbseq r2, fp, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x011cf5d8 │ │ │ │ │ - cmpeq lr, r8, ror #28 @ │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r7, r0, ror #7 │ │ │ │ │ + smlabbeq lr, r0, r7, r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283341,29 +1282855,29 @@ │ │ │ │ │ strdeq sp, [r8], #176 @ 0xb0 @ │ │ │ │ │ @ instruction: 0x01582790 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, ror r2 │ │ │ │ │ + addeq sp, r9, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - ldrdeq r8, [r8], #40 @ 0x28 @ │ │ │ │ │ - cmpeq fp, r0, asr #23 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x011cf5d8 │ │ │ │ │ + cmpeq lr, r8, ror #28 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, lsl #25 │ │ │ │ │ + rsbseq r2, fp, r0, ror r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r7, r0, ror #7 │ │ │ │ │ - smlabbeq lr, r0, r7, r5 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldrdeq r8, [r8], #40 @ 0x28 @ │ │ │ │ │ + cmpeq fp, r0, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283571,29 +1283085,29 @@ │ │ │ │ │ @ instruction: 0x010db4b8 │ │ │ │ │ ldrsbeq sp, [r4, #-120] @ 0xffffff88 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, asr r2 │ │ │ │ │ + addeq r0, sl, r0, asr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - tsteq r5, r0, ror #4 │ │ │ │ │ - cmpeq fp, r8, asr #17 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + strdeq fp, [r8], #32 @ │ │ │ │ │ + tsteq lr, r0, lsr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, asr #10 │ │ │ │ │ + addeq lr, r9, r8, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - strdeq fp, [r8], #32 @ │ │ │ │ │ - tsteq lr, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + tsteq r5, r0, ror #4 │ │ │ │ │ + cmpeq fp, r8, asr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r0, ror fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283691,41 +1283205,41 @@ │ │ │ │ │ adcseq r6, pc, r8, asr #31 │ │ │ │ │ cmpeq sp, r0, lsl r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, asr #27 │ │ │ │ │ + addeq r0, sl, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rsbeq lr, pc, r8, asr #13 │ │ │ │ │ - ldrdeq pc, [r1, #-80]! @ 0xffffffb0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smlatteq fp, r0, ip, ip │ │ │ │ │ + cmpeq sl, r8, asr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r6, r2, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, lsl #16 │ │ │ │ │ + addeq sp, r9, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smlatteq fp, r0, ip, ip │ │ │ │ │ - cmpeq sl, r8, asr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq ip, r0, r5, r8 │ │ │ │ │ + cmneq r1, r8, lsr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r8, lsl #31 │ │ │ │ │ + addeq pc, r9, r0, asr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, r5, r8 │ │ │ │ │ - cmneq r1, r8, lsr #15 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rsbeq lr, pc, r8, asr #13 │ │ │ │ │ + ldrdeq pc, [r1, #-80]! @ 0xffffffb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283743,19 +1283257,29 @@ │ │ │ │ │ rsceq r6, r8, r0, lsl #31 │ │ │ │ │ cmpeq r8, r0, lsl #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq lr, r9, r0, sl │ │ │ │ │ + addeq r0, sl, r8, asr #14 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + rscseq r6, fp, r0, lsl #10 │ │ │ │ │ + cmpeq pc, r0, lsl #10 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq pc, r9, r0, ror #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x010bbfb0 │ │ │ │ │ - tsteq r7, r0, asr r7 @ │ │ │ │ │ + rscseq lr, sl, r8, ror #6 │ │ │ │ │ + @ instruction: 0x010edab0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283763,29 +1283287,29 @@ │ │ │ │ │ tsteq r8, r0, ror #31 │ │ │ │ │ cmpeq pc, r8, lsr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, ror #20 │ │ │ │ │ + addeq lr, r9, r8, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq lr, sl, r8, ror #6 │ │ │ │ │ - @ instruction: 0x010edab0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rsceq lr, r8, r8, ror fp │ │ │ │ │ + cmpeq lr, r8, asr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, asr #28 │ │ │ │ │ + umulleq lr, r9, r0, sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rsceq lr, r8, r8, ror fp │ │ │ │ │ - cmpeq lr, r8, asr #14 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x010bbfb0 │ │ │ │ │ + tsteq r7, r0, asr r7 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283793,19 +1283317,19 @@ │ │ │ │ │ ldrshteq sl, [sl], #8 │ │ │ │ │ cmpeq lr, r8, lsr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, asr #14 │ │ │ │ │ + addeq pc, r9, r0, asr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - rscseq r6, fp, r0, lsl #10 │ │ │ │ │ - cmpeq pc, r0, lsl #10 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + tsteq r0, r0, asr pc │ │ │ │ │ + cmneq r2, r0, lsl r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0089f8b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283813,24 +1283337,14 @@ │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ ldrheq r0, [r3, #-216] @ 0xffffff28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - tsteq r0, r0, asr pc │ │ │ │ │ - cmneq r2, r0, lsl r6 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008a0eb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [ip, -r0] │ │ │ │ │ tsteq r1, r8, asr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283853,39 +1283367,29 @@ │ │ │ │ │ sbcseq r1, r4, r8, lsl #27 │ │ │ │ │ @ instruction: 0x0114a498 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, lsl sp @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - rsceq r5, r9, r0, lsr fp │ │ │ │ │ - @ instruction: 0x0160e090 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r0, asr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ ldrsheq r3, [r3, #-152] @ 0xffffff68 │ │ │ │ │ - adcseq sp, r5, r8, lsl r5 │ │ │ │ │ + adcseq sp, r5, r8, ror #9 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, lsr #3 │ │ │ │ │ + addeq pc, r9, r0, lsl sp @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - tsteq r1, r8, asr #25 │ │ │ │ │ - @ instruction: 0x0151e798 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + rsceq r5, r9, r0, lsr fp │ │ │ │ │ + @ instruction: 0x0160e090 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0089fbb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1283903,14 +1283407,24 @@ │ │ │ │ │ sbcseq r1, r4, r8, lsr #11 │ │ │ │ │ cmpeq sp, r0, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq pc, r9, r0, lsr #3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + tsteq r1, r8, asr #25 │ │ │ │ │ + @ instruction: 0x0151e798 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ rscseq r6, fp, r0, ror r1 │ │ │ │ │ cmpeq r6, r0, ror r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284043,29 +1283557,29 @@ │ │ │ │ │ rsceq r4, r9, r0, asr pc │ │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r0, lsr #29 │ │ │ │ │ + addeq lr, r9, r0, asr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - @ instruction: 0x011074b8 │ │ │ │ │ - cmpeq pc, r8, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + rsceq pc, r8, r0, asr #26 │ │ │ │ │ + tsteq fp, r8, lsr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, asr r3 │ │ │ │ │ + addeq sp, r9, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - rsceq pc, r8, r0, asr #26 │ │ │ │ │ - tsteq fp, r8, lsr #32 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + @ instruction: 0x011074b8 │ │ │ │ │ + cmpeq pc, r8, ror #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r8, asr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284213,29 +1283727,29 @@ │ │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ │ ldrsbeq sl, [pc, #-184] @ c25744 <__bss_end__@@Base+0x528094> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, lsl r9 @ │ │ │ │ │ + rsbseq r2, fp, r0, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x011dec98 │ │ │ │ │ - cmpeq r3, r0, asr #4 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq sp, sl, r8, ror #24 │ │ │ │ │ + tsteq pc, r8, asr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, ror #2 │ │ │ │ │ + addeq pc, r9, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq sp, sl, r8, ror #24 │ │ │ │ │ - tsteq pc, r8, asr #27 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x011dec98 │ │ │ │ │ + cmpeq r3, r0, asr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r3, fp, r8, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284293,24 +1283807,14 @@ │ │ │ │ │ tsteq r7, r8, lsl #3 │ │ │ │ │ ldrheq r8, [fp, #-40] @ 0xffffffd8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, asr #2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r6, r8, lsr pc │ │ │ │ │ - ldrsheq r6, [r9, #-176] @ 0xffffff50 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, asr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ rscseq r9, fp, r8, asr sl │ │ │ │ │ tsteq r5, r8, lsl #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284323,14 +1283827,24 @@ │ │ │ │ │ cmpeq r6, r8, asr #10 │ │ │ │ │ cmpeq ip, r8, asr #29 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r2, fp, r8, asr #2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r6, r8, lsr pc │ │ │ │ │ + ldrsheq r6, [r9, #-176] @ 0xffffff50 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, asr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ tsteq lr, r8, lsl r2 │ │ │ │ │ cmpeq r3, r8, asr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284453,29 +1283967,39 @@ │ │ │ │ │ rsceq pc, r8, r8, asr #28 │ │ │ │ │ ldrheq r0, [sl, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r2, fp, r8, rrx │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + rsceq sp, r8, r0, ror sp │ │ │ │ │ + ldrsheq r1, [r9, #-240] @ 0xffffff10 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ smlaltbeq r0, r1, r8, lr │ │ │ │ │ cmpeq fp, r0, lsr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, rrx │ │ │ │ │ + ldrdeq lr, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - rsceq sp, r8, r0, ror sp │ │ │ │ │ - ldrsheq r1, [r9, #-240] @ 0xffffff10 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq ip, r0, lsl #16 │ │ │ │ │ + @ instruction: 0x01144bd8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284507,25 +1284031,15 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r8, asr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ ldrsbteq sl, [fp], #160 @ 0xa0 │ │ │ │ │ - ldrsheq r7, [pc, #-40] @ c25c84 <__bss_end__@@Base+0x5285d4> │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq lr, [r9], r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq ip, r0, lsl #16 │ │ │ │ │ - @ instruction: 0x01144bd8 │ │ │ │ │ + ldrsheq r7, [pc, #-40] @ c25cac <__bss_end__@@Base+0x5285fc> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284533,29 +1284047,29 @@ │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ cmpeq r5, r8, ror #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, ror #4 │ │ │ │ │ + ldrhteq r2, [fp], #-16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - strdeq r8, [r8], #32 @ │ │ │ │ │ - cmpeq fp, r0, ror #23 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq ip, r0, asr ip │ │ │ │ │ + cmpeq fp, r0, lsl #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r2, [fp], #-16 │ │ │ │ │ + rsbseq r2, fp, r0, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq ip, r0, asr ip │ │ │ │ │ - cmpeq fp, r0, lsl #15 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + strdeq r8, [r8], #32 @ │ │ │ │ │ + cmpeq fp, r0, ror #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284785,29 +1284299,29 @@ │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ ldrheq r8, [r9, #-88] @ 0xffffffa8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, asr #7 │ │ │ │ │ + addeq lr, r9, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - cmpeq r1, r0, lsr lr │ │ │ │ │ - cmpeq r5, r8, asr #21 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r6, r8, lsl #12 │ │ │ │ │ + @ instruction: 0x01109bb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, asr #31 │ │ │ │ │ + addeq r1, sl, r8, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r6, r8, lsl #12 │ │ │ │ │ - @ instruction: 0x01109bb8 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + cmpeq r1, r0, lsr lr │ │ │ │ │ + cmpeq r5, r8, asr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, asr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284895,29 +1284409,29 @@ │ │ │ │ │ rsceq lr, r8, r8, asr #7 │ │ │ │ │ cmneq r0, r8, lsr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsl #30 │ │ │ │ │ + umulleq r0, sl, r8, ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r8, r0, lsl #28 │ │ │ │ │ - cmpeq pc, r8, ror #5 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq ip, r0, lsr #24 │ │ │ │ │ + cmpeq r8, r0, lsl sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r0, sl, r8, ip │ │ │ │ │ + addeq lr, r9, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq ip, r0, lsr #24 │ │ │ │ │ - cmpeq r8, r0, lsl sl │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r8, r0, lsl #28 │ │ │ │ │ + cmpeq pc, r8, ror #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, sl, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284925,29 +1284439,29 @@ │ │ │ │ │ cmpeq r1, r0, asr r0 │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq sp, [r9], r0 │ │ │ │ │ + strdeq r1, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r0, r8, lsl #24 │ │ │ │ │ - cmpeq r9, r8, lsl sp │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq r5, r4, r8, lsr #14 │ │ │ │ │ + ldrsheq fp, [lr, #-16] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r1, [sl], r8 │ │ │ │ │ + ldrdeq sp, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq r5, r4, r8, lsr #14 │ │ │ │ │ - ldrsheq fp, [lr, #-16] │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r0, r8, lsl #24 │ │ │ │ │ + cmpeq r9, r8, lsl sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1284975,29 +1284489,29 @@ │ │ │ │ │ tsteq ip, r0, ror sp │ │ │ │ │ tsteq r6, r8, asr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, ror #16 │ │ │ │ │ + addeq lr, r9, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r5, r0, lsr #27 │ │ │ │ │ - cmpeq r6, r0, lsl #14 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + ldrdeq r5, [r8], #88 @ 0x58 @ │ │ │ │ │ + cmpeq r3, r8, ror r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsr #12 │ │ │ │ │ + addeq r0, sl, r8, ror #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrdeq r5, [r8], #88 @ 0x58 @ │ │ │ │ │ - cmpeq r3, r8, ror r9 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r5, r0, lsr #27 │ │ │ │ │ + cmpeq r6, r0, lsl #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285065,29 +1284579,29 @@ │ │ │ │ │ smlabbeq sp, r8, sp, r5 │ │ │ │ │ cmpeq sp, r0, lsr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r3, [fp], #-16 │ │ │ │ │ + @ instruction: 0x0089dab0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - smlabbeq fp, r0, r3, ip │ │ │ │ │ - tsteq r9, r8, lsl #18 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + cmpeq r1, r0, lsl #1 │ │ │ │ │ + ldrsbeq r3, [ip, #-32] @ 0xffffffe0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0089dab0 │ │ │ │ │ + ldrhteq r3, [fp], #-16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - cmpeq r1, r0, lsl #1 │ │ │ │ │ - ldrsbeq r3, [ip, #-32] @ 0xffffffe0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + smlabbeq fp, r0, r3, ip │ │ │ │ │ + tsteq r9, r8, lsl #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285095,29 +1284609,29 @@ │ │ │ │ │ tsteq r1, r0, lsl #19 │ │ │ │ │ cmpeq pc, r8, lsl #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsr #29 │ │ │ │ │ + rsbseq r2, fp, r0, ror #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - rscseq r6, fp, r8, ror #3 │ │ │ │ │ - smultbeq r2, r8, r9 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + @ instruction: 0x011a4590 │ │ │ │ │ + cmpeq sl, r8, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, ror #20 │ │ │ │ │ + rsbseq r2, fp, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - @ instruction: 0x011a4590 │ │ │ │ │ - cmpeq sl, r8, lsr #6 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + rscseq r6, fp, r8, ror #3 │ │ │ │ │ + smultbeq r2, r8, r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r0, asr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285205,30 +1284719,30 @@ │ │ │ │ │ rsceq r0, r9, r0, lsl r7 │ │ │ │ │ cmpeq r4, r8, asr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, asr r9 │ │ │ │ │ + rsbseq r1, fp, r8, asr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - rscseq r7, fp, r8, rrx │ │ │ │ │ - tsteq sp, r0, lsr sl │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ │ + cmpeq r3, r0, ror #19 │ │ │ │ │ + adcseq lr, r5, r0, lsr #29 │ │ │ │ │ + @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r1, fp, r8, asr r3 │ │ │ │ │ + addeq r0, sl, r8, asr r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7, lsl r0 │ │ │ │ │ - cmpeq r3, r0, ror #19 │ │ │ │ │ - ldrsbteq lr, [r5], r0 │ │ │ │ │ - @ instruction: 0x008015b8 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + rscseq r7, fp, r8, rrx │ │ │ │ │ + tsteq sp, r0, lsr sl │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -1285305,29 +1284819,29 @@ │ │ │ │ │ rsbeq lr, pc, r8, ror #13 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsr #2 │ │ │ │ │ + addeq lr, r9, r8, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq r8, r8, asr #10 │ │ │ │ │ - cmpeq r2, r0, lsr #19 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + tsteq lr, r0, asr #14 │ │ │ │ │ + ldrsheq sp, [ip, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, asr #21 │ │ │ │ │ + addeq lr, r9, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - tsteq lr, r0, asr #14 │ │ │ │ │ - ldrsheq sp, [ip, #-48] @ 0xffffffd0 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq r8, r8, asr #10 │ │ │ │ │ + cmpeq r2, r0, lsr #19 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285345,29 +1284859,29 @@ │ │ │ │ │ @ instruction: 0x01187bf0 │ │ │ │ │ cmpeq pc, r8, lsr r9 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsl #6 │ │ │ │ │ + umulleq pc, r9, r0, r7 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq r6, fp, r8, asr #4 │ │ │ │ │ - cmpeq ip, r0, ror r9 @ │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + ldrhteq r7, [fp], #24 │ │ │ │ │ + smultbeq r1, r0, sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq pc, r9, r0, r7 @ │ │ │ │ │ + addeq lr, r9, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrhteq r7, [fp], #24 │ │ │ │ │ - smultbeq r1, r0, sp │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq r6, fp, r8, asr #4 │ │ │ │ │ + cmpeq ip, r0, ror r9 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, ror #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285375,29 +1284889,29 @@ │ │ │ │ │ @ instruction: 0x01156ed8 │ │ │ │ │ ldrsbeq r1, [r5, #-192] @ 0xffffff40 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsl #7 │ │ │ │ │ + strdeq sp, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq r1, r8, ror #3 │ │ │ │ │ - cmpeq r3, r8, ror #29 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + tsteq sl, r8 │ │ │ │ │ + ldrsbeq r9, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq sp, [r9], r8 │ │ │ │ │ + addeq lr, r9, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - tsteq sl, r8 │ │ │ │ │ - ldrsbeq r9, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq r1, r8, ror #3 │ │ │ │ │ + cmpeq r3, r8, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285797,29 +1285311,29 @@ │ │ │ │ │ sbcseq r0, r4, r0, ror sp │ │ │ │ │ cmpeq r2, r0, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r1, [sl], r0 │ │ │ │ │ + strdeq pc, [r9], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - ldrhteq sp, [sl], #168 @ 0xa8 │ │ │ │ │ - ldrheq r4, [r5, #-96] @ 0xffffffa0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + smlaleq r6, r8, r8, pc @ │ │ │ │ │ + ldrdeq fp, [r0, #-0]! │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq pc, [r9], r8 │ │ │ │ │ + strdeq r1, [sl], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - smlaleq r6, r8, r8, pc @ │ │ │ │ │ - ldrdeq fp, [r0, #-0]! │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldrhteq sp, [sl], #168 @ 0xa8 │ │ │ │ │ + ldrheq r4, [r5, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, fp, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285847,29 +1285361,29 @@ │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, asr #7 │ │ │ │ │ + addeq sp, r9, r0, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - sbcseq ip, r3, r8, asr r7 │ │ │ │ │ - ldrsheq sl, [r2, #-240] @ 0xffffff10 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r5, r0, ror sl │ │ │ │ │ + tsteq pc, r8, ror #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r0, lsr lr │ │ │ │ │ + addeq r0, sl, r0, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r5, r0, ror sl │ │ │ │ │ - tsteq pc, r8, ror #15 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + sbcseq ip, r3, r8, asr r7 │ │ │ │ │ + ldrsheq sl, [r2, #-240] @ 0xffffff10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285907,29 +1285421,29 @@ │ │ │ │ │ smlalseq r2, fp, r8, r0 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq pc, [r9], r0 │ │ │ │ │ + addeq pc, r9, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - @ instruction: 0x011107d0 │ │ │ │ │ - ldrheq r8, [r5, #-240] @ 0xffffff10 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r0, r8, lsl #3 │ │ │ │ │ + tsteq r0, r8, lsl #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, lsr #27 │ │ │ │ │ + strdeq pc, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r0, r8, lsl #3 │ │ │ │ │ - tsteq r0, r8, lsl #4 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + @ instruction: 0x011107d0 │ │ │ │ │ + ldrheq r8, [r5, #-240] @ 0xffffff10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, ror #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285967,29 +1285481,39 @@ │ │ │ │ │ rscseq r7, fp, r0, ror #19 │ │ │ │ │ @ instruction: 0x015aae98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r9, r8, lsl r2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + smlalseq lr, sl, r8, r3 │ │ │ │ │ + smceq 2112 @ 0x840 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ tsteq r5, r0, lsr lr │ │ │ │ │ ldrsbeq r0, [sl, #-208] @ 0xffffff30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, lsl r2 │ │ │ │ │ + rsbseq r2, fp, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - smlalseq lr, sl, r8, r3 │ │ │ │ │ - smceq 2112 @ 0x840 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r7, r0, lsr #9 │ │ │ │ │ + cmpeq ip, r8, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r3, [fp], #-8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1285997,19 +1285521,19 @@ │ │ │ │ │ rscseq r4, fp, r8, asr r1 │ │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, lsr r7 │ │ │ │ │ + @ instruction: 0x007b2390 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r7, r0, lsr #9 │ │ │ │ │ - cmpeq ip, r8, asr #23 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + ldrshteq r7, [fp], #224 @ 0xe0 │ │ │ │ │ + ldrsbeq r4, [r9, #-88] @ 0xffffffa8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286027,19 +1285551,19 @@ │ │ │ │ │ ldrshteq lr, [sl], #152 @ 0x98 │ │ │ │ │ ldrsbeq sp, [r8, #-176] @ 0xffffff50 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007b2390 │ │ │ │ │ + addeq sp, r9, r8, ror sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - ldrshteq r7, [fp], #224 @ 0xe0 │ │ │ │ │ - ldrsbeq r4, [r9, #-88] @ 0xffffffa8 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + rsceq lr, r8, r8, asr r1 │ │ │ │ │ + tsteq pc, r0, lsr #32 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r8, ror #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286047,24 +1285571,14 @@ │ │ │ │ │ @ instruction: 0x010bce90 │ │ │ │ │ ldrdeq r6, [r0, #-192]! @ 0xffffff40 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r8, ror sl │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - rsceq lr, r8, r8, asr r1 │ │ │ │ │ - tsteq pc, r0, lsr #32 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ cmpeq pc, r8, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286237,29 +1285751,29 @@ │ │ │ │ │ ldrdeq fp, [sp, -r0] │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, ror #30 │ │ │ │ │ + ldrshteq r2, [fp], #-32 @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - rsbeq lr, pc, r8, lsr #14 │ │ │ │ │ - msreq (UNDEF: 113), r0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x0113c290 │ │ │ │ │ + tsteq pc, r0, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r2, [fp], #-32 @ 0xffffffe0 │ │ │ │ │ + addeq pc, r9, r8, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x0113c290 │ │ │ │ │ - tsteq pc, r0, lsr #6 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + rsbeq lr, pc, r8, lsr #14 │ │ │ │ │ + msreq (UNDEF: 113), r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286447,29 +1285961,29 @@ │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ tsteq fp, r8, lsl #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq pc, r9, r8, r0 @ │ │ │ │ │ + addeq pc, r9, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq pc, r0, ror #28 │ │ │ │ │ - @ instruction: 0x0161a790 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + @ instruction: 0x011285f0 │ │ │ │ │ + ldrsbeq r4, [r5, #-208] @ 0xffffff30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, lsl r4 @ │ │ │ │ │ + umulleq pc, r9, r8, r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - @ instruction: 0x011285f0 │ │ │ │ │ - ldrsbeq r4, [r5, #-208] @ 0xffffff30 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq pc, r0, ror #28 │ │ │ │ │ + @ instruction: 0x0161a790 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286487,24 +1286001,14 @@ │ │ │ │ │ ldrsheq sl, [r6, -r8] │ │ │ │ │ ldrheq r6, [r9, #-120] @ 0xffffff88 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0089e5b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq r6, r0, ror #1 │ │ │ │ │ - cmpeq r9, r0, lsr lr │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, asr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ smlabbeq sp, r8, sl, r5 │ │ │ │ │ @ instruction: 0x011e7cf8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286517,14 +1286021,34 @@ │ │ │ │ │ sbcseq r1, r4, r8, lsr ip │ │ │ │ │ cmpeq r9, r8, lsr #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0089e5b8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + tsteq r6, r0, ror #1 │ │ │ │ │ + cmpeq r9, r0, lsr lr │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r2, fp, r8, asr r3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq sp, r8, r1, fp │ │ │ │ │ + cmpeq r6, r8, asr #2 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq sp, r9, r0, sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ tsteq lr, r0, lsl #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286537,39 +1286061,29 @@ │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ cmpeq sl, r0, lsl #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, asr r8 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r1, r0, ror #7 │ │ │ │ │ - cmneq r0, r8, asr r9 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ smlaleq r3, r9, r8, pc @ │ │ │ │ │ tsteq ip, r0, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, asr r3 │ │ │ │ │ + addeq pc, r9, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r8, r1, fp │ │ │ │ │ - cmpeq r6, r8, asr #2 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r1, r0, ror #7 │ │ │ │ │ + cmneq r0, r8, asr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286717,29 +1286231,29 @@ │ │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsl #27 │ │ │ │ │ + addeq sp, r9, r0, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq fp, r0, lsr r2 │ │ │ │ │ - @ instruction: 0x0110bef0 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + tsteq sp, r8 │ │ │ │ │ + cmpeq r9, r0, ror #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r0, ror #18 │ │ │ │ │ + rsbseq r2, fp, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - tsteq sp, r8 │ │ │ │ │ - cmpeq r9, r0, ror #25 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq fp, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x0110bef0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, asr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286769,29 +1286283,29 @@ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq r9, r2, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0089e6b0 │ │ │ │ │ + addeq r0, sl, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - ldrsbeq r5, [r4], #232 @ 0xe8 │ │ │ │ │ - ldrheq r7, [r3, #-152] @ 0xffffff68 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x01163db8 │ │ │ │ │ + tsteq r0, r8, ror ip @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x0089e6b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x01163db8 │ │ │ │ │ - tsteq r0, r8, ror ip @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldrsbeq r5, [r4], #232 @ 0xe8 │ │ │ │ │ + ldrheq r7, [r3, #-152] @ 0xffffff68 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r0, sl, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1286909,29 +1286423,29 @@ │ │ │ │ │ tsteq r3, r8, lsr #11 │ │ │ │ │ smlatbeq sp, r8, r9, r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, lsl r1 │ │ │ │ │ + addeq r1, sl, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq fp, r0, lsr #32 │ │ │ │ │ - cmpeq r8, r0, lsl #16 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq fp, r8, asr #22 │ │ │ │ │ + tsteq r1, r0, lsr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r8, lsl #8 │ │ │ │ │ + addeq r1, sl, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq fp, r8, asr #22 │ │ │ │ │ - tsteq r1, r0, lsr #13 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ │ + cmpeq r8, r0, lsl #16 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r3, [fp], #-0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287089,29 +1286603,29 @@ │ │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ │ tsteq sp, r0, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq lr, r9, r8, r8 │ │ │ │ │ + addeq lr, r9, r0, asr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [fp, -r8] │ │ │ │ │ - tsteq ip, r8, ror r4 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + ldrdeq r8, [ip, -r8] │ │ │ │ │ + tsteq pc, r0, lsl #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, asr r0 │ │ │ │ │ + umulleq lr, r9, r8, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - ldrdeq r8, [ip, -r8] │ │ │ │ │ - tsteq pc, r0, lsl #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq fp, [fp, -r8] │ │ │ │ │ + tsteq ip, r8, ror r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0089feb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287129,14 +1286643,24 @@ │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq pc, [r9], r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + smlabteq sp, r8, ip, r5 │ │ │ │ │ + cmpeq r8, r8, ror #16 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ │ cmneq r1, r8, lsl #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287159,24 +1286683,14 @@ │ │ │ │ │ tsteq ip, r8, lsl r8 │ │ │ │ │ ldrsbeq r7, [sp, #-200] @ 0xffffff38 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq pc, [r9], r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - smlabteq sp, r8, ip, r5 │ │ │ │ │ - cmpeq r8, r8, ror #16 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ cmpeq pc, r0, asr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287379,29 +1286893,29 @@ │ │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ │ cmpeq r3, r8, lsl #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsr r1 │ │ │ │ │ + addeq r0, sl, r8, ror sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - rsceq r0, r9, r0, asr #5 │ │ │ │ │ - cmpeq sl, r8, lsl #29 @ │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + sbcseq r5, r4, r0, asr #8 │ │ │ │ │ + strdeq r0, [pc, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, ror sl │ │ │ │ │ + addeq lr, r9, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - sbcseq r5, r4, r0, asr #8 │ │ │ │ │ - strdeq r0, [pc, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + rsceq r0, r9, r0, asr #5 │ │ │ │ │ + cmpeq sl, r8, lsl #29 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287529,49 +1287043,49 @@ │ │ │ │ │ rscseq r2, fp, r0, asr #5 │ │ │ │ │ @ instruction: 0x0117a9b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r1, fp, r8, lsl #31 │ │ │ │ │ + addeq r0, sl, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r2, r0, ror #1 │ │ │ │ │ - tsteq r2, r8, asr fp │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + tsteq sp, r8, lsl r5 │ │ │ │ │ + cmpeq r5, r8, asr r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r0, lsl #13 │ │ │ │ │ + umulleq lr, r9, r8, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - tsteq sp, r8, lsl r5 │ │ │ │ │ - cmpeq r5, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + sbcseq r6, r4, r0, lsl #31 │ │ │ │ │ + smlatteq pc, r0, r1, pc @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r1, [fp], #-224 @ 0xffffff20 │ │ │ │ │ + rsbseq r1, fp, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - strheq r5, [ip, -r0] │ │ │ │ │ - cmpeq r8, r8, lsr #21 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r2, r0, ror #1 │ │ │ │ │ + tsteq r2, r8, asr fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq lr, r9, r8, r5 │ │ │ │ │ + ldrhteq r1, [fp], #-224 @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - sbcseq r6, r4, r0, lsl #31 │ │ │ │ │ - smlatteq pc, r0, r1, pc @ │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + strheq r5, [ip, -r0] │ │ │ │ │ + cmpeq r8, r8, lsr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287831,24 +1287345,14 @@ │ │ │ │ │ smlalseq r6, fp, r8, r3 │ │ │ │ │ @ instruction: 0x011f27f0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, asr #17 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - cmpeq r1, r0, lsl #19 │ │ │ │ │ - cmpeq sp, r0, lsl sl │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [fp], #-144 @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ smlalseq r4, fp, r8, r0 │ │ │ │ │ tsteq fp, r0, lsr #25 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287861,14 +1287365,24 @@ │ │ │ │ │ rscseq r2, fp, r0, asr r0 │ │ │ │ │ tsteq lr, r0, rrx │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + rsbseq r2, fp, r8, asr #17 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + cmpeq r1, r0, lsl #19 │ │ │ │ │ + cmpeq sp, r0, lsl sl │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r8, asr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ tsteq r1, r8, lsl lr │ │ │ │ │ cmpeq sl, r0, lsl r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1287961,29 +1287475,29 @@ │ │ │ │ │ tsteq ip, r0, lsr #15 │ │ │ │ │ cmpeq r3, r8, lsl #30 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0089dcb0 │ │ │ │ │ + strdeq r0, [sl], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ │ - smlaleq fp, r8, r0, r5 │ │ │ │ │ - cmpeq ip, r0, asr r7 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq fp, r8, asr #19 │ │ │ │ │ + cmpeq r8, r8, lsr r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [sl], r0 @ │ │ │ │ │ + @ instruction: 0x0089dcb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq fp, r8, asr #19 │ │ │ │ │ - cmpeq r8, r8, lsr r3 │ │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ │ + smlaleq fp, r8, r0, r5 │ │ │ │ │ + cmpeq ip, r0, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288011,29 +1287525,29 @@ │ │ │ │ │ rsbeq lr, pc, r8, lsr #14 │ │ │ │ │ cmpeq r2, r8, lsr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r8, asr #22 │ │ │ │ │ + addeq pc, r9, r0, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - sbcseq sp, r3, r8, ror #30 │ │ │ │ │ - cmneq r1, r8, ror #17 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r5, r0, ror #19 │ │ │ │ │ + cmpeq r9, r0, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r0, ror #2 │ │ │ │ │ + addeq lr, r9, r8, asr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r5, r0, ror #19 │ │ │ │ │ - cmpeq r9, r0, asr #22 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + sbcseq sp, r3, r8, ror #30 │ │ │ │ │ + cmneq r1, r8, ror #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, ror #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288061,24 +1287575,14 @@ │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ cmpeq r5, r8, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsr #27 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - ldrsheq sp, [r3], #224 @ 0xe0 │ │ │ │ │ - ldrsbeq pc, [lr, #-56] @ 0xffffffc8 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r9, r0, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ @ instruction: 0x011f78b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288091,14 +1287595,24 @@ │ │ │ │ │ ldrdeq r5, [ip, -r0] │ │ │ │ │ smlabbeq lr, r8, r4, r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r9, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + ldrsheq sp, [r3], #224 @ 0xe0 │ │ │ │ │ + ldrsbeq pc, [lr, #-56] @ 0xffffffc8 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, fp, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ cmpeq r5, r0, ror #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288161,29 +1287675,29 @@ │ │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ │ smlabteq lr, r0, r2, r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq sp, [r9], r0 │ │ │ │ │ + rsbseq r2, fp, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - smlabteq ip, r8, r6, r5 │ │ │ │ │ - @ instruction: 0x01603890 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq fp, r8, ror r8 │ │ │ │ │ + strdeq sl, [lr, -r0] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsr #14 │ │ │ │ │ + strdeq sp, [r9], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq fp, r8, ror r8 │ │ │ │ │ - strdeq sl, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + smlabteq ip, r8, r6, r5 │ │ │ │ │ + @ instruction: 0x01603890 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288281,29 +1287795,29 @@ │ │ │ │ │ ldrsheq fp, [fp, -r8] │ │ │ │ │ ldrheq r8, [r8, #-80] @ 0xffffffb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, asr r2 │ │ │ │ │ + addeq pc, r9, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - cmpeq r6, r8, lsl #9 │ │ │ │ │ - tsteq r2, r0, ror #17 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + strhteq r4, [r8], #240 @ 0xf0 │ │ │ │ │ + ldrdeq lr, [r0, #-64]! @ 0xffffffc0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, r9, r8, lsr sp @ │ │ │ │ │ + rsbseq r2, fp, r0, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - strhteq r4, [r8], #240 @ 0xf0 │ │ │ │ │ - ldrdeq lr, [r0, #-64]! @ 0xffffffc0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + cmpeq r6, r8, lsl #9 │ │ │ │ │ + tsteq r2, r0, ror #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r0, sl, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288551,29 +1288065,39 @@ │ │ │ │ │ rscseq r4, fp, r8, ror #18 │ │ │ │ │ @ instruction: 0x0154d690 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r0, sl, r8, asr r6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x011cf998 │ │ │ │ │ + cmpeq r5, r8, ror #18 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [sl], r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ sbcseq r1, r4, r0, lsl #1 │ │ │ │ │ cmpeq r4, r8, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r0, sl, r8, asr r6 │ │ │ │ │ + addeq r1, sl, r0, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x011cf998 │ │ │ │ │ - cmpeq r5, r8, ror #18 │ │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ │ + tsteq r6, r0, ror #13 │ │ │ │ │ + cmpeq pc, r8, lsr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0089fdb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288581,19 +1288105,19 @@ │ │ │ │ │ rsbeq lr, pc, r8, lsr #13 │ │ │ │ │ strdeq pc, [r1, #-80]! @ 0xffffffb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r1, sl, r0, ror #4 │ │ │ │ │ + @ instruction: 0x008a08b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ │ - tsteq r6, r0, ror #13 │ │ │ │ │ - cmpeq pc, r8, lsr #1 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq lr, sl, r8, lsl #12 │ │ │ │ │ + tsteq sl, r0, lsl r8 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288611,24 +1288135,14 @@ │ │ │ │ │ strdeq ip, [fp, -r0] │ │ │ │ │ tsteq r8, r8, lsl fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008a08b0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, sl, r8, lsl #12 │ │ │ │ │ - tsteq sl, r0, lsl r8 @ │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq sp, r0, lsl #25 │ │ │ │ │ @ instruction: 0x0115d8b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288671,24 +1288185,14 @@ │ │ │ │ │ rsbeq lr, pc, r8, lsl #14 │ │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, r9, r0, lsr #7 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r3, r0, lsr #3 │ │ │ │ │ - cmneq r0, r8, lsr #32 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ cmpeq sp, r0, lsl #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288701,14 +1288205,24 @@ │ │ │ │ │ rsceq ip, r8, r0, asr #26 │ │ │ │ │ cmpeq r8, r8, asr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, r9, r0, lsr #7 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r3, r0, lsr #3 │ │ │ │ │ + cmneq r0, r8, lsr #32 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r9, r0, asr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ @ instruction: 0x011107b8 │ │ │ │ │ cmpeq r2, r8, asr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288771,29 +1288285,29 @@ │ │ │ │ │ ldrsbteq r8, [r9], r0 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0089e9b0 │ │ │ │ │ + rsbseq r2, fp, r8, asr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - smlabteq fp, r8, r6, fp │ │ │ │ │ - cmpeq r3, r0, lsl #15 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq sp, r8, asr #16 │ │ │ │ │ + cmneq r0, r8, asr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r8, asr #26 │ │ │ │ │ + rsbseq r2, fp, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq sp, r8, asr #16 │ │ │ │ │ - cmneq r0, r8, asr #11 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + adcseq fp, lr, r0, asr #23 │ │ │ │ │ + @ instruction: 0x010da590 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r0, sl, r0, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1288801,51 +1288315,51 @@ │ │ │ │ │ tsteq r8, r0, ror #4 │ │ │ │ │ ldrsheq sp, [r8, #-16] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, lsr #31 │ │ │ │ │ + addeq sp, r9, r8, asr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - adcseq fp, lr, r0, asr #23 │ │ │ │ │ - @ instruction: 0x010da590 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + smlaleq lr, r8, r8, r3 │ │ │ │ │ + @ instruction: 0x01598990 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq fp, r2, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, r9, r8, asr lr │ │ │ │ │ + @ instruction: 0x0089e9b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - smlaleq lr, r8, r8, r3 │ │ │ │ │ - @ instruction: 0x01598990 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + smlabteq fp, r8, r6, fp │ │ │ │ │ + cmpeq r3, r0, lsl #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r2, [fp], #-104 @ 0xffffff98 │ │ │ │ │ + rsbseq r2, fp, r0, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - @ instruction: 0x0111d998 │ │ │ │ │ - @ instruction: 0x01117cb8 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + ldrheq r0, [r4], #24 │ │ │ │ │ + tsteq r3, r0, asr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r2, fp, r0, asr r1 │ │ │ │ │ + ldrhteq r2, [fp], #-104 @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - ldrheq r0, [r4], #24 │ │ │ │ │ - tsteq r3, r0, asr #26 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x0111d998 │ │ │ │ │ + @ instruction: 0x01117cb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r9, r0, asr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289243,29 +1288757,29 @@ │ │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ │ @ instruction: 0x015b1898 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, fp, r8, lsr r0 @ │ │ │ │ │ + addeq fp, fp, r0, ror #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - tsteq r7, r0, lsr #6 │ │ │ │ │ - @ instruction: 0x01155298 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r6, fp, r8, lsr #14 │ │ │ │ │ + cmpeq r9, r8, lsr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, ror #20 │ │ │ │ │ + addeq pc, fp, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r6, fp, r8, lsr #14 │ │ │ │ │ - cmpeq r9, r8, lsr r2 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + tsteq r7, r0, lsr #6 │ │ │ │ │ + @ instruction: 0x01155298 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289323,29 +1288837,29 @@ │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ @ instruction: 0x015b5890 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq sp, [fp], r0 │ │ │ │ │ + @ instruction: 0x008bbeb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - tsteq r2, r0, lsl #4 │ │ │ │ │ - @ instruction: 0x0117a2b8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r6, r8, asr sl │ │ │ │ │ + tsteq r7, r0, asr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008bbeb8 │ │ │ │ │ + strdeq sp, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r6, r8, asr sl │ │ │ │ │ - tsteq r7, r0, asr r8 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + tsteq r2, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x0117a2b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, fp, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289493,29 +1289007,29 @@ │ │ │ │ │ @ instruction: 0x010c8590 │ │ │ │ │ @ instruction: 0x01617590 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, lsl r4 │ │ │ │ │ + addeq ip, fp, r0, ror #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - @ instruction: 0x011874b8 │ │ │ │ │ - cmpeq pc, r8, lsl #6 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + rscseq sl, fp, r8, ror #6 │ │ │ │ │ + cmpeq ip, r8, asr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, ror #29 │ │ │ │ │ + addeq sp, fp, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - rscseq sl, fp, r8, ror #6 │ │ │ │ │ - cmpeq ip, r8, asr #22 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + @ instruction: 0x011874b8 │ │ │ │ │ + cmpeq pc, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r0, asr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289663,19 +1289177,29 @@ │ │ │ │ │ rscseq r3, fp, r0, lsr r5 │ │ │ │ │ cmpeq r9, r8, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x008bc6b0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + tsteq r6, r0, lsl #16 │ │ │ │ │ + cmpeq lr, r8, lsr r1 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, fp, r0, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ adcseq r8, r4, r8, lsl r5 │ │ │ │ │ - adcseq r4, r6, r8, ror r2 │ │ │ │ │ + adcseq r4, r6, r8, lsr #5 │ │ │ │ │ addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008a3cb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289687,30 +1289211,20 @@ │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008a36b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ adceq lr, r9, r8, lsl #31 │ │ │ │ │ - ldrsbteq r4, [r6], r8 │ │ │ │ │ + adcseq r4, r6, r8, lsl #6 │ │ │ │ │ strdeq r1, [r0], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008bc6b0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - tsteq r6, r0, lsl #16 │ │ │ │ │ - cmpeq lr, r8, lsr r1 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, fp, r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ │ cmpeq lr, r8, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289773,29 +1289287,29 @@ │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ @ instruction: 0x0115ddd8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, lsr r8 │ │ │ │ │ + addeq fp, fp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rsceq r0, r9, r0, lsr #3 │ │ │ │ │ - @ instruction: 0x011ab5d0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + rsceq r6, r8, r0, ror #7 │ │ │ │ │ + tsteq r4, r0, lsr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, asr #20 │ │ │ │ │ + addeq fp, fp, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - rsceq r6, r8, r0, ror #7 │ │ │ │ │ - tsteq r4, r0, lsr #15 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rsceq r0, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x011ab5d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289945,14 +1289459,24 @@ │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ cmpeq lr, r8, ror #26 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq ip, fp, r0, lsr #12 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + ldrshteq r7, [fp], #152 @ 0x98 │ │ │ │ │ + @ instruction: 0x01126df0 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ │ tsteq r1, r0, lsl r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289965,19 +1289489,19 @@ │ │ │ │ │ smlalseq r3, fp, r8, pc @ │ │ │ │ │ ldrsbeq r5, [r8, #-200] @ 0xffffff38 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, lsr #12 │ │ │ │ │ + umulleq ip, fp, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - ldrshteq r7, [fp], #152 @ 0x98 │ │ │ │ │ - @ instruction: 0x01126df0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x011d38f0 │ │ │ │ │ + cmpeq r5, r8, lsl #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1289985,24 +1289509,14 @@ │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ tsteq ip, r0, lsl lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq ip, fp, r0, r3 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x011d38f0 │ │ │ │ │ - cmpeq r5, r8, lsl #31 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ cmpeq r3, r0, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1290125,29 +1289639,29 @@ │ │ │ │ │ smlaleq sp, r8, r0, r2 │ │ │ │ │ cmpeq r8, r0, asr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, lsr #21 │ │ │ │ │ + addeq pc, fp, r0, lsr r2 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - smullseq r5, r4, r0, lr │ │ │ │ │ - cmpeq sp, r8, lsr #17 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + smullseq r0, r4, r0, r2 │ │ │ │ │ + tsteq r1, r8, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, fp, r0, lsr r2 @ │ │ │ │ │ + addeq fp, fp, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - smullseq r0, r4, r0, r2 │ │ │ │ │ - tsteq r1, r8, lsl #9 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + smullseq r5, r4, r0, lr │ │ │ │ │ + cmpeq sp, r8, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1290405,29 +1289919,39 @@ │ │ │ │ │ rsceq r3, r8, r8, lsr #26 │ │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x008bbab0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x011639f8 │ │ │ │ │ + smceq 8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ rsceq pc, r8, r0, lsl #1 │ │ │ │ │ tsteq lr, r8, lsl #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008bbab0 │ │ │ │ │ + addeq fp, fp, r0, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x011639f8 │ │ │ │ │ - smceq 8 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + smlabbeq sp, r8, r4, r5 │ │ │ │ │ + tsteq sl, r0, lsr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1290445,24 +1289969,14 @@ │ │ │ │ │ @ instruction: 0x01107e90 │ │ │ │ │ cmpeq sp, r8, ror #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, ror #17 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - smlabbeq sp, r8, r4, r5 │ │ │ │ │ - tsteq sl, r0, lsr r2 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sl, r8, ror #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ rscseq r2, fp, r8, lsr #5 │ │ │ │ │ ldrsbeq r5, [lr, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1290655,29 +1290169,29 @@ │ │ │ │ │ smlaleq sp, r8, r8, pc @ │ │ │ │ │ cmpeq r8, r8, asr r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq r3, sl, r0, fp │ │ │ │ │ + strdeq lr, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rscseq sp, sl, r0, asr #29 │ │ │ │ │ - cmpeq ip, r8, asr #1 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + ldrsheq r5, [r4], #128 @ 0x80 │ │ │ │ │ + ldrsheq ip, [lr, #-24] @ 0xffffffe8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq lr, [fp], r0 │ │ │ │ │ + umulleq r3, sl, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - ldrsheq r5, [r4], #128 @ 0x80 │ │ │ │ │ - ldrsheq ip, [lr, #-24] @ 0xffffffe8 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rscseq sp, sl, r0, asr #29 │ │ │ │ │ + cmpeq ip, r8, asr #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1290775,29 +1290289,29 @@ │ │ │ │ │ @ instruction: 0x011a49f8 │ │ │ │ │ cmpeq sp, r0, lsr #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008bdcb8 │ │ │ │ │ + addeq fp, fp, r8, asr #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - sbcseq sp, r3, r8, lsr r3 │ │ │ │ │ - cmneq r0, r0, ror #22 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r6, r8, ror fp │ │ │ │ │ + tsteq r6, r8, lsr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, asr #19 │ │ │ │ │ + @ instruction: 0x008bdcb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r6, r8, ror fp │ │ │ │ │ - tsteq r6, r8, lsr #28 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + sbcseq sp, r3, r8, lsr r3 │ │ │ │ │ + cmneq r0, r0, ror #22 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1290927,29 +1290441,29 @@ │ │ │ │ │ tsteq r4, r8, ror #15 │ │ │ │ │ cmpeq pc, r0, asr r4 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, asr #15 │ │ │ │ │ + addeq lr, fp, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq r1, r0, lsr #15 │ │ │ │ │ - @ instruction: 0x015a2b98 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + tsteq r1, r0, asr r0 │ │ │ │ │ + strheq r8, [r1, #-128]! @ 0xffffff80 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, asr pc │ │ │ │ │ + addeq ip, fp, r8, asr #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - tsteq r1, r0, asr r0 │ │ │ │ │ - strheq r8, [r1, #-128]! @ 0xffffff80 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq r1, r0, lsr #15 │ │ │ │ │ + @ instruction: 0x015a2b98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291007,29 +1290521,29 @@ │ │ │ │ │ sbcseq r5, r4, r0, asr ip │ │ │ │ │ tsteq sp, r0, lsr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, lsr r5 │ │ │ │ │ + addeq fp, fp, r0, ror pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - tsteq r6, r0, lsr fp │ │ │ │ │ - @ instruction: 0x0112a1f0 │ │ │ │ │ + rscseq lr, sl, r8, asr #19 │ │ │ │ │ + cmpeq sp, r0, asr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, ror pc │ │ │ │ │ + addeq lr, fp, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, sl, r8, asr #19 │ │ │ │ │ - cmpeq sp, r0, asr #31 │ │ │ │ │ + tsteq r6, r0, lsr fp │ │ │ │ │ + @ instruction: 0x0112a1f0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r0, lsl ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291237,39 +1290751,39 @@ │ │ │ │ │ rsceq r8, r8, r0, lsl r1 │ │ │ │ │ cmneq r1, r8, ror #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, asr r1 │ │ │ │ │ + addeq lr, fp, r0, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ │ - tsteq r4, r8, lsr #17 @ │ │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + @ instruction: 0x0111d590 │ │ │ │ │ + strheq sl, [r1, #-144]! @ 0xffffff70 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, ror #4 │ │ │ │ │ + addeq lr, fp, r0, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - @ instruction: 0x0111d590 │ │ │ │ │ - strheq sl, [r1, #-144]! @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ │ + tsteq r4, r8, lsr #17 @ │ │ │ │ │ + tsteq fp, r8, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, lsr #32 │ │ │ │ │ + strdeq fp, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - smlabbeq fp, r0, pc, fp @ │ │ │ │ │ - tsteq r8, r0, asr #9 @ │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + @ instruction: 0x010f8998 │ │ │ │ │ + @ instruction: 0x0114d1d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291277,29 +1290791,29 @@ │ │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ │ @ instruction: 0x015c2490 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq fp, [fp], r0 │ │ │ │ │ + addeq sp, fp, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - @ instruction: 0x010f8998 │ │ │ │ │ - @ instruction: 0x0114d1d0 │ │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ │ + tsteq pc, r8, asr r7 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, lsl #13 │ │ │ │ │ + addeq lr, fp, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r9, r8, asr #1 │ │ │ │ │ - tsteq pc, r8, asr r7 @ │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + smlabbeq fp, r0, pc, fp @ │ │ │ │ │ + tsteq r8, r0, asr #9 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291307,24 +1290821,14 @@ │ │ │ │ │ tsteq sp, r8, lsl #18 │ │ │ │ │ tsteq r7, r0, ror #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, asr #27 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - tsteq r6, r0, ror r4 │ │ │ │ │ - cmpeq r6, r0, ror #19 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ rscseq lr, sl, r0, asr #20 │ │ │ │ │ @ instruction: 0x011bc390 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291347,19 +1290851,19 @@ │ │ │ │ │ rsceq lr, r8, r8, lsl #24 │ │ │ │ │ cmneq r2, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, ror r3 │ │ │ │ │ + addeq sp, fp, r0, lsr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - cmpeq r1, r0, ror #7 │ │ │ │ │ - cmpeq r6, r8, lsr fp │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + sbcseq r0, r4, r8, rrx │ │ │ │ │ + @ instruction: 0x011e93d0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291367,19 +1290871,29 @@ │ │ │ │ │ rscseq lr, sl, r0, lsl #4 │ │ │ │ │ @ instruction: 0x011db790 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r0, lsr pc │ │ │ │ │ + addeq fp, fp, r0, asr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - sbcseq r0, r4, r8, rrx │ │ │ │ │ - @ instruction: 0x011e93d0 │ │ │ │ │ + tsteq r6, r0, ror r4 │ │ │ │ │ + cmpeq r6, r0, ror #19 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, fp, r8, ror r3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + cmpeq r1, r0, ror #7 │ │ │ │ │ + cmpeq r6, r8, lsr fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, fp, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291447,29 +1290961,29 @@ │ │ │ │ │ smlabteq pc, r8, ip, sp @ │ │ │ │ │ mrseq fp, (UNDEF: 31) │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r3, [sl], r8 │ │ │ │ │ + @ instruction: 0x008bbcb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - rsceq r0, r9, r8, lsl r5 │ │ │ │ │ - tsteq r2, r8, ror r6 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq r5, r8, lsl r8 │ │ │ │ │ + tsteq lr, r0, lsr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008bbcb8 │ │ │ │ │ + strdeq r3, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq r5, r8, lsl r8 │ │ │ │ │ - tsteq lr, r0, lsr #21 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + rsceq r0, r9, r8, lsl r5 │ │ │ │ │ + tsteq r2, r8, ror r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291557,19 +1291071,19 @@ │ │ │ │ │ tsteq r8, r0, asr #17 │ │ │ │ │ cmpeq r8, r8, asr #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, ror #7 │ │ │ │ │ + addeq fp, fp, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r8, r8, asr #25 │ │ │ │ │ - cmpeq pc, r8, asr #23 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq lr, sl, r8, lsl #15 │ │ │ │ │ + tsteq r4, r0, asr #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008bdbb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291577,19 +1291091,19 @@ │ │ │ │ │ strdeq r8, [ip, -r0] │ │ │ │ │ cmpeq sp, r8, asr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, lsl #13 │ │ │ │ │ + addeq sp, fp, r8, ror #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, sl, r8, lsl #15 │ │ │ │ │ - tsteq r4, r0, asr #20 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r8, r8, asr #25 │ │ │ │ │ + cmpeq pc, r8, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1291677,50 +1291191,50 @@ │ │ │ │ │ ldrhteq r7, [r4], r8 │ │ │ │ │ adcseq r6, r6, r8, ror #16 │ │ │ │ │ addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, ror pc │ │ │ │ │ + addeq pc, fp, r8, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq fp, r0, lsl #4 │ │ │ │ │ - tsteq r6, r0, asr #20 @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rscseq lr, sl, r0, ror #1 │ │ │ │ │ + tsteq lr, r8, lsl r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, ror #6 │ │ │ │ │ + ldrdeq pc, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - rsceq r6, r9, r0, ror #19 │ │ │ │ │ - @ instruction: 0x011adb90 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + sbcseq lr, r3, r0, ror #7 │ │ │ │ │ + adcseq r6, r6, r8, asr #17 │ │ │ │ │ + addeq r1, r0, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, fp, r8, ror #4 │ │ │ │ │ + addeq fp, fp, r8, ror pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rscseq lr, sl, r0, ror #1 │ │ │ │ │ - tsteq lr, r8, lsl r2 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq fp, r0, lsl #4 │ │ │ │ │ + tsteq r6, r0, asr #20 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq pc, [fp], r0 │ │ │ │ │ + addeq lr, fp, r8, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - sbcseq lr, r3, r0, ror #7 │ │ │ │ │ - adcseq r6, r6, r8, lsr #18 │ │ │ │ │ - addeq r1, r0, r0, lsr #9 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + rsceq r6, r9, r0, ror #19 │ │ │ │ │ + @ instruction: 0x011adb90 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r0, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ @@ -1291867,61 +1291381,61 @@ │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ @ instruction: 0x01527498 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq sp, [fp], r8 │ │ │ │ │ + ldrdeq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq sl, fp, r8, ror #30 │ │ │ │ │ - @ instruction: 0x011b33f0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + tsteq r6, r8, lsl r8 │ │ │ │ │ + tsteq r7, r0, lsr #15 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq lr, r2, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq fp, [fp], r8 │ │ │ │ │ + addeq ip, fp, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - tsteq fp, r0, ror r1 │ │ │ │ │ - ldrsheq lr, [pc, #-104] @ c2cfc4 <__bss_end__@@Base+0x52f914> │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq sl, r0, ror #16 │ │ │ │ │ + tsteq lr, r0, ror r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq ip, [fp], r8 │ │ │ │ │ + addeq r3, sl, r8, asr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - tsteq r6, r8, lsl r8 │ │ │ │ │ - tsteq r7, r0, lsr #15 @ │ │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ │ + tsteq r1, r0, asr #14 │ │ │ │ │ + cmpeq sp, r8, asr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, lsl r3 │ │ │ │ │ + strdeq fp, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq sl, r0, ror #16 │ │ │ │ │ - tsteq lr, r0, ror r9 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + tsteq fp, r0, ror r1 │ │ │ │ │ + ldrsheq lr, [pc, #-104] @ c2d014 <__bss_end__@@Base+0x52f964> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r3, sl, r8, asr #25 │ │ │ │ │ + ldrdeq sp, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ │ - tsteq r1, r0, asr #14 │ │ │ │ │ - cmpeq sp, r8, asr #31 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq sl, fp, r8, ror #30 │ │ │ │ │ + @ instruction: 0x011b33f0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292059,29 +1291573,29 @@ │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ @ instruction: 0x01612c98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, ror #13 │ │ │ │ │ + addeq lr, fp, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ │ - tsteq r7, r8, asr #16 │ │ │ │ │ - tsteq lr, r0, ror sp │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq r2, r8, ror #28 │ │ │ │ │ + ldrheq sl, [sp, #-200] @ 0xffffff38 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, lsl #20 │ │ │ │ │ + addeq lr, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq r2, r8, ror #28 │ │ │ │ │ - ldrheq sl, [sp, #-200] @ 0xffffff38 │ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ │ + tsteq r7, r8, asr #16 │ │ │ │ │ + tsteq lr, r0, ror sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292139,29 +1291653,29 @@ │ │ │ │ │ strdeq sp, [pc, -r8] │ │ │ │ │ @ instruction: 0x011e66b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq sp, [fp], r8 │ │ │ │ │ + addeq ip, fp, r0, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - tsteq r8, r8, lsr pc │ │ │ │ │ - cmpeq pc, r8, ror #23 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + rscseq lr, sl, r0, lsl #7 │ │ │ │ │ + strdeq sl, [r0, #-8]! │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, ror lr │ │ │ │ │ + ldrdeq sp, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - rscseq lr, sl, r0, lsl #7 │ │ │ │ │ - strdeq sl, [r0, #-8]! │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + tsteq r8, r8, lsr pc │ │ │ │ │ + cmpeq pc, r8, ror #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r0, asr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292209,19 +1291723,19 @@ │ │ │ │ │ tsteq r9, r8, lsr #23 │ │ │ │ │ cmpeq r7, r8, lsr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [fp], r8 │ │ │ │ │ + addeq lr, fp, r0, ror #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - rscseq lr, sl, r8, asr #13 │ │ │ │ │ - cmpeq fp, r8, ror #11 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + rsceq sp, r8, r0, lsr #3 │ │ │ │ │ + cmpeq r9, r0, lsr #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292229,19 +1291743,19 @@ │ │ │ │ │ @ instruction: 0x010bcb90 │ │ │ │ │ tsteq r4, r0, asr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, ror #9 │ │ │ │ │ + strdeq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - rsceq sp, r8, r0, lsr #3 │ │ │ │ │ - cmpeq r9, r0, lsr #20 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + rscseq lr, sl, r8, asr #13 │ │ │ │ │ + cmpeq fp, r8, ror #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292259,14 +1291773,24 @@ │ │ │ │ │ rsceq r6, r9, r8, lsl r2 │ │ │ │ │ cmpeq r8, r8, lsl #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq fp, fp, r8, lsl #29 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + tsteq r1, r0, ror #10 │ │ │ │ │ + cmpeq sl, r0, asr #17 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r8, asr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ rsceq pc, r8, r8, asr #1 │ │ │ │ │ cmpeq r9, r8, lsl sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292279,24 +1291803,14 @@ │ │ │ │ │ ldrheq ip, [r3], #240 @ 0xf0 │ │ │ │ │ cmpeq r9, r0, lsr #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, lsl #29 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - tsteq r1, r0, ror #10 │ │ │ │ │ - cmpeq sl, r0, asr #17 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, fp, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ tsteq ip, r8, lsl r2 @ │ │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292329,24 +1291843,14 @@ │ │ │ │ │ tsteq r6, r8, lsl #21 │ │ │ │ │ cmneq r0, r8, ror #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [fp], r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - tsteq r9, r0, lsl r1 │ │ │ │ │ - tsteq r2, r0, lsl pc │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ │ cmpeq r2, r0, lsr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292359,14 +1291863,24 @@ │ │ │ │ │ rsceq ip, r8, r0, lsr #27 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq ip, [fp], r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + tsteq r9, r0, lsl r1 │ │ │ │ │ + tsteq r2, r0, lsl pc │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaleq r9, r8, r0, r2 │ │ │ │ │ cmneq r2, r0, lsr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292639,24 +1292153,14 @@ │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ @ instruction: 0x011f68f0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r0, asr #29 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ │ - tsteq r1, r8, ror #8 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r0, ror #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ strdeq r8, [ip, -r8] │ │ │ │ │ cmpeq sp, r0, lsl r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292669,14 +1292173,24 @@ │ │ │ │ │ tsteq r4, r8, lsl #15 @ │ │ │ │ │ cmpeq r6, r8, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq sp, fp, r0, asr #29 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + tsteq fp, r8, ror #6 │ │ │ │ │ + tsteq r1, r8, ror #8 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sl, r0, lsr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ │ cmpeq r9, r8, asr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292709,15 +1292223,25 @@ │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq lr, [fp], r8 │ │ │ │ │ + addeq lr, fp, r0, lsr #14 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + ldrdeq fp, [sp, -r8] │ │ │ │ │ + cmpeq sp, r8, asr r5 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq lr, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ ldrsheq r0, [r4], #104 @ 0x68 │ │ │ │ │ cmpeq r5, r0, asr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1292729,49 +1292253,39 @@ │ │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ │ tsteq fp, r8, ror #13 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, lsr #14 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - ldrdeq fp, [sp, -r8] │ │ │ │ │ - cmpeq sp, r8, asr r5 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, ror #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @ instruction: 0x011143f8 │ │ │ │ │ cmpeq r2, r0, lsl #29 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008bddb8 │ │ │ │ │ + umulleq pc, fp, r0, r2 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rsceq r0, r9, r0, ror #16 │ │ │ │ │ - tsteq r5, r8, lsr #20 @ │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + rsceq pc, r8, r0, lsr #30 │ │ │ │ │ + tsteq fp, r8, ror #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq pc, fp, r0, r2 @ │ │ │ │ │ + @ instruction: 0x008bddb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - rsceq pc, r8, r0, lsr #30 │ │ │ │ │ - tsteq fp, r8, ror #20 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rsceq r0, r9, r0, ror #16 │ │ │ │ │ + tsteq r5, r8, lsr #20 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292819,39 +1292333,29 @@ │ │ │ │ │ smlabteq sp, r8, r3, r5 │ │ │ │ │ @ instruction: 0x015be690 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq fp, fp, r8, fp @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsl r0 │ │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ │ - cmpeq r9, r8, lsl #3 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ tsteq r1, r8, ror r2 │ │ │ │ │ cmpeq sl, r0, lsl #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, ror #12 │ │ │ │ │ + umulleq fp, fp, r8, fp @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - @ instruction: 0x01110bf0 │ │ │ │ │ - ldrsheq lr, [r5, #-144] @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, r6, lsl r0 │ │ │ │ │ + tsteq r3, r8, ror r2 │ │ │ │ │ + cmpeq r9, r8, lsl #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292869,14 +1292373,24 @@ │ │ │ │ │ rsceq r8, r8, r8, lsl #21 │ │ │ │ │ cmpeq r5, r0, lsr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq lr, fp, r8, ror #12 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + @ instruction: 0x01110bf0 │ │ │ │ │ + ldrsheq lr, [r5, #-144] @ 0xffffff70 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, ror r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @ instruction: 0x011a4ad0 │ │ │ │ │ ldrdeq r9, [r1, #-48]! @ 0xffffffd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1292991,29 +1292505,29 @@ │ │ │ │ │ ldrheq r5, [r4], #48 @ 0x30 │ │ │ │ │ tsteq lr, r8, lsr #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, asr #23 │ │ │ │ │ + addeq ip, fp, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - tsteq r1, r8, lsr #20 │ │ │ │ │ - ldrheq fp, [ip, #-128] @ 0xffffff80 │ │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ │ + tsteq r1, r0, lsl r7 │ │ │ │ │ + ldrsheq r0, [sl, #-104] @ 0xffffff98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, lsr #27 │ │ │ │ │ + addeq sp, fp, r8, asr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ │ - tsteq r1, r0, lsl r7 │ │ │ │ │ - ldrsheq r0, [sl, #-104] @ 0xffffff98 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + tsteq r1, r8, lsr #20 │ │ │ │ │ + ldrheq fp, [ip, #-128] @ 0xffffff80 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, fp, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1293161,29 +1292675,29 @@ │ │ │ │ │ @ instruction: 0x01107bd8 │ │ │ │ │ @ instruction: 0x0152e698 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq ip, fp, r8, sl │ │ │ │ │ + addeq fp, fp, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - tsteq r3, r0, lsr #18 │ │ │ │ │ - cmpeq ip, r0, lsr #15 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + tsteq r1, r0, ror r4 │ │ │ │ │ + ldrsheq r7, [r9, #-144] @ 0xffffff70 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, lsr #13 │ │ │ │ │ + umulleq ip, fp, r8, sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - tsteq r1, r0, ror r4 │ │ │ │ │ - ldrsheq r7, [r9, #-144] @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + tsteq r3, r0, lsr #18 │ │ │ │ │ + cmpeq ip, r0, lsr #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq lr, fp, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1293211,29 +1292725,29 @@ │ │ │ │ │ ldrhteq r4, [fp], #144 @ 0x90 │ │ │ │ │ cmpeq sp, r0, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, lsl r7 │ │ │ │ │ + addeq fp, fp, r0, ror ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - cmpeq r1, r0, lsl #13 │ │ │ │ │ - tsteq r6, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x011635f0 │ │ │ │ │ + smlabbeq lr, r8, r9, r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, ror ip │ │ │ │ │ + addeq lr, fp, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x011635f0 │ │ │ │ │ - smlabbeq lr, r8, r9, r9 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + cmpeq r1, r0, lsl #13 │ │ │ │ │ + tsteq r6, r0, lsr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq fp, fp, r0, sl @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1293281,29 +1292795,29 @@ │ │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ cmneq r0, r0, asr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, lsr #12 │ │ │ │ │ + addeq fp, fp, r0, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - tsteq fp, r0, lsl #19 │ │ │ │ │ - tsteq sl, r8, lsl lr │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + @ instruction: 0x0111dcb0 │ │ │ │ │ + cmneq r0, r0, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, ror lr │ │ │ │ │ + addeq sp, fp, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - @ instruction: 0x0111dcb0 │ │ │ │ │ - cmneq r0, r0, lsr ip │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + tsteq fp, r0, lsl #19 │ │ │ │ │ + tsteq sl, r8, lsl lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r0, ror #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1293331,30 +1292845,30 @@ │ │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, fp, r8, lsl #8 │ │ │ │ │ + addeq fp, fp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ - adcseq r8, r4, r0, ror #4 │ │ │ │ │ - umlalseq r8, r6, r8, r7 │ │ │ │ │ - addeq r1, r0, r0, lsr r4 │ │ │ │ │ + sbcseq r5, r4, r0, lsl r4 │ │ │ │ │ + tsteq r0, r8, ror r4 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, asr #28 │ │ │ │ │ + addeq pc, fp, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ - sbcseq r5, r4, r0, lsl r4 │ │ │ │ │ - tsteq r0, r8, ror r4 │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ + adcseq r8, r4, r0, ror #4 │ │ │ │ │ + adcseq r8, r6, r8, asr #15 │ │ │ │ │ + addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -1293381,19 +1292895,19 @@ │ │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ │ ldrsbeq r9, [r3, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, asr sp │ │ │ │ │ + addeq sp, fp, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - ldrhteq r9, [fp], #120 @ 0x78 │ │ │ │ │ - tsteq r5, r8, lsr #6 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + adcseq r6, pc, r0, ror #4 │ │ │ │ │ + cmpeq sp, r0, lsr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1293401,29 +1292915,29 @@ │ │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ │ cmpeq r3, r0, asr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, lsr #1 │ │ │ │ │ + addeq sp, fp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - adcseq r6, pc, r0, ror #4 │ │ │ │ │ - cmpeq sp, r0, lsr #11 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq ip, r3, r0, ror #19 │ │ │ │ │ + tsteq r3, r0, asr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r0, ror #10 │ │ │ │ │ + addeq sp, fp, r8, asr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - sbcseq ip, r3, r0, ror #19 │ │ │ │ │ - tsteq r3, r0, asr r2 │ │ │ │ │ + ldrhteq r9, [fp], #120 @ 0x78 │ │ │ │ │ + tsteq r5, r8, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1294663,29 +1294177,29 @@ │ │ │ │ │ smullseq lr, r3, r8, ip │ │ │ │ │ cmpeq sl, r0, lsr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x008bb6b0 │ │ │ │ │ + addeq ip, fp, r8, asr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - @ instruction: 0x0119e4b8 │ │ │ │ │ - strdeq r9, [r1, #-64]! @ 0xffffffc0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + tsteq sp, r8, lsr ip │ │ │ │ │ + cmpeq lr, r8, asr #11 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, asr #2 │ │ │ │ │ + @ instruction: 0x008bb6b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - tsteq sp, r8, lsr ip │ │ │ │ │ - cmpeq lr, r8, asr #11 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + @ instruction: 0x0119e4b8 │ │ │ │ │ + strdeq r9, [r1, #-64]! @ 0xffffffc0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1294803,29 +1294317,29 @@ │ │ │ │ │ @ instruction: 0x0113cab8 │ │ │ │ │ @ instruction: 0x0152c498 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umulleq fp, fp, r8, r9 @ │ │ │ │ │ + addeq lr, fp, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - ldrshteq sl, [sl], #56 @ 0x38 │ │ │ │ │ - tsteq sl, r8, ror #24 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + cmpeq r6, r0, asr #8 │ │ │ │ │ + tsteq fp, r0, ror #24 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, lsl #9 │ │ │ │ │ + umulleq fp, fp, r8, r9 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - cmpeq r6, r0, asr #8 │ │ │ │ │ - tsteq fp, r0, ror #24 @ │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldrshteq sl, [sl], #56 @ 0x38 │ │ │ │ │ + tsteq sl, r8, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, fp, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1294853,29 +1294367,29 @@ │ │ │ │ │ smullseq r3, r4, r8, r0 │ │ │ │ │ @ instruction: 0x015f1a90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, asr #14 │ │ │ │ │ + addeq pc, fp, r0, asr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ │ - smlalbbeq r3, r0, r8, fp │ │ │ │ │ - cmneq r1, r0, lsr #6 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + @ instruction: 0x012fe218 │ │ │ │ │ + @ instruction: 0x01604398 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, fp, r0, asr #5 │ │ │ │ │ + addeq fp, fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - @ instruction: 0x012fe218 │ │ │ │ │ - @ instruction: 0x01604398 │ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ │ + smlalbbeq r3, r0, r8, fp │ │ │ │ │ + cmneq r1, r0, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1295035,29 +1294549,29 @@ │ │ │ │ │ adcseq ip, r4, r8, asr #26 │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, asr #24 │ │ │ │ │ + addeq ip, fp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - adcseq ip, r4, r8, ror #5 │ │ │ │ │ - cmpeq r5, r8, lsr #12 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + smlaltteq r3, r0, r8, r0 │ │ │ │ │ + cmneq r0, r0, lsl r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, lsl #15 │ │ │ │ │ + addeq lr, fp, r8, asr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - smlaltteq r3, r0, r8, r0 │ │ │ │ │ - cmneq r0, r0, lsl r8 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + adcseq ip, r4, r8, ror #5 │ │ │ │ │ + cmpeq r5, r8, lsr #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1295285,29 +1294799,29 @@ │ │ │ │ │ @ instruction: 0x012fc648 │ │ │ │ │ @ instruction: 0x01583c98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, lsl #10 │ │ │ │ │ + addeq ip, fp, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - cmpeq r0, r8, lsl #2 │ │ │ │ │ - tsteq r2, r8, lsr #21 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + @ instruction: 0x012fed98 │ │ │ │ │ + ldrheq r8, [r8, #-64] @ 0xffffffc0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, lsr #3 │ │ │ │ │ + addeq lr, fp, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - @ instruction: 0x012fed98 │ │ │ │ │ - ldrheq r8, [r8, #-64] @ 0xffffffc0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + cmpeq r0, r8, lsl #2 │ │ │ │ │ + tsteq r2, r8, lsr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, fp, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1295325,29 +1294839,29 @@ │ │ │ │ │ ldrsbeq r7, [r4], #72 @ 0x48 │ │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r0, lsl #23 │ │ │ │ │ + addeq pc, fp, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - @ instruction: 0x012fc608 │ │ │ │ │ - strdeq r1, [r1, #-152]! @ 0xffffff68 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + @ instruction: 0x0111f998 │ │ │ │ │ + cmpeq lr, r8, lsl #1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, fp, r8, lsl r3 @ │ │ │ │ │ + addeq fp, fp, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - @ instruction: 0x0111f998 │ │ │ │ │ - cmpeq lr, r8, lsl #1 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + @ instruction: 0x012fc608 │ │ │ │ │ + strdeq r1, [r1, #-152]! @ 0xffffff68 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1295545,29 +1295059,29 @@ │ │ │ │ │ @ instruction: 0x012feee8 │ │ │ │ │ cmpeq sp, r8, ror r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, lsl r0 │ │ │ │ │ + addeq ip, fp, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - smullseq r7, r4, r8, pc @ │ │ │ │ │ - cmneq r1, r8, lsr #18 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + qdaddeq r3, r8, r0 │ │ │ │ │ + ldrsheq r5, [pc, #-216] @ c308b4 <__bss_end__@@Base+0x533204> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, lsr r2 │ │ │ │ │ + addeq sp, fp, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - qdaddeq r3, r8, r0 │ │ │ │ │ - ldrsheq r5, [pc, #-216] @ c308dc <__bss_end__@@Base+0x53322c> │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + smullseq r7, r4, r8, pc @ │ │ │ │ │ + cmneq r1, r8, lsr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1295655,14 +1295169,24 @@ │ │ │ │ │ @ instruction: 0x0111f198 │ │ │ │ │ cmpeq pc, r0, lsl r8 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq ip, fp, r8, lsl #24 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + adcseq ip, r4, r8, ror #30 │ │ │ │ │ + tsteq r0, r0, lsl #5 │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, fp, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r0, r8, ror #14 │ │ │ │ │ tsteq ip, r0, lsl #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1295685,19 +1295209,19 @@ │ │ │ │ │ @ instruction: 0x012fe458 │ │ │ │ │ cmneq r1, r0, ror #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, lsl #24 │ │ │ │ │ + addeq ip, fp, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - adcseq ip, r4, r8, ror #30 │ │ │ │ │ - tsteq r0, r0, lsl #5 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + strheq r5, [r1, #-200] @ 0xffffff38 │ │ │ │ │ + ldrsbeq sp, [pc, #-168] @ c30b3c <__bss_end__@@Base+0x53348c> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r8, lsr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1295705,49 +1295229,39 @@ │ │ │ │ │ cmpeq r1, r8, lsr #27 │ │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, lsl r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - strheq r5, [r1, #-200] @ 0xffffff38 │ │ │ │ │ - ldrsbeq sp, [pc, #-168] @ c30b64 <__bss_end__@@Base+0x5334b4> │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008bdfb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @ instruction: 0x012fcb68 │ │ │ │ │ cmpeq sp, r8, asr fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [fp], r0 │ │ │ │ │ + addeq sp, fp, r8, asr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - rscseq r0, sl, r8, lsr r8 │ │ │ │ │ - tsteq r4, r0, ror #24 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + tsteq r1, r8, lsr #13 @ │ │ │ │ │ + cmpeq fp, r8, asr r2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, asr #24 │ │ │ │ │ + strdeq ip, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - tsteq r1, r8, lsr #13 @ │ │ │ │ │ - cmpeq fp, r8, asr r2 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + rscseq r0, sl, r8, lsr r8 │ │ │ │ │ + tsteq r4, r0, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1296407,29 +1295921,29 @@ │ │ │ │ │ @ instruction: 0x012fefe8 │ │ │ │ │ cmpeq r8, r0, lsr r1 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, asr #11 │ │ │ │ │ + ldrdeq r3, [sl], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - smlawteq pc, r8, fp, ip @ │ │ │ │ │ - @ instruction: 0x010d7e98 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + cmpeq r0, r8, asr #26 │ │ │ │ │ + @ instruction: 0x0113e4f8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r3, [sl], r0 │ │ │ │ │ + addeq lr, fp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - cmpeq r0, r8, asr #26 │ │ │ │ │ - @ instruction: 0x0113e4f8 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + smlawteq pc, r8, fp, ip @ │ │ │ │ │ + @ instruction: 0x010d7e98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008bf1b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1296477,19 +1295991,19 @@ │ │ │ │ │ cmpeq r1, r8, asr #6 │ │ │ │ │ adcseq r0, r5, r0, lsl #30 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, ror #26 │ │ │ │ │ + addeq sp, fp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - strdeq ip, [pc, -r8]! │ │ │ │ │ - cmneq r1, r8, lsl #6 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + smlalbbeq r5, r1, r8, fp │ │ │ │ │ + cmpeq r9, r0, asr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1296497,19 +1296011,19 @@ │ │ │ │ │ @ instruction: 0x012fe098 │ │ │ │ │ cmpeq r5, r0, asr #22 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, asr #7 │ │ │ │ │ + addeq ip, fp, r8, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - smlalbbeq r5, r1, r8, fp │ │ │ │ │ - cmpeq r9, r0, asr #28 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + strdeq ip, [pc, -r8]! │ │ │ │ │ + cmneq r1, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sl, r8, asr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1296847,29 +1296361,29 @@ │ │ │ │ │ cmpeq r1, r8, lsr sl │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq fp, [fp], r8 │ │ │ │ │ + addeq ip, fp, r8, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq r7, r4, r8, asr r7 │ │ │ │ │ - cmpeq pc, r8, lsl r9 @ │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + sbcseq r3, r4, r8, asr #2 │ │ │ │ │ + tsteq lr, r8, ror #14 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, ror #8 │ │ │ │ │ + strdeq fp, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - sbcseq r3, r4, r8, asr #2 │ │ │ │ │ - tsteq lr, r8, ror #14 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq r7, r4, r8, asr r7 │ │ │ │ │ + cmpeq pc, r8, lsl r9 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, fp, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1296917,39 +1296431,29 @@ │ │ │ │ │ rscseq r0, sl, r8, lsr #16 │ │ │ │ │ cmpeq r3, r8, lsr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, asr sl │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - cmpeq r1, r8, ror r1 │ │ │ │ │ - ldrheq r7, [pc, #-232] @ c31e1c <__bss_end__@@Base+0x53476c> │ │ │ │ │ - addeq r1, r0, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x008bc9b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @ instruction: 0x012fe568 │ │ │ │ │ cmpeq r2, r0, lsl #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, ror r9 │ │ │ │ │ + addeq lr, fp, r0, asr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - cmpeq r0, r8, asr r5 │ │ │ │ │ - ldrsheq pc, [r8, #-96] @ 0xffffffa0 @ │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + cmpeq r1, r8, ror r1 │ │ │ │ │ + ldrheq r7, [pc, #-232] @ c31e44 <__bss_end__@@Base+0x534794> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq ip, fp, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1296957,14 +1296461,24 @@ │ │ │ │ │ smlalbbeq r5, r1, r8, lr │ │ │ │ │ @ instruction: 0x011a9dd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq fp, fp, r8, ror r9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + cmpeq r0, r8, asr r5 │ │ │ │ │ + ldrsheq pc, [r8, #-96] @ 0xffffffa0 @ │ │ │ │ │ + addeq r1, r0, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r1 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @ instruction: 0x012fe3a8 │ │ │ │ │ cmpeq sp, r0, lsr #26 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1296999,29 +1296513,29 @@ │ │ │ │ │ sbcseq r7, r4, r8, lsr #31 │ │ │ │ │ tsteq pc, r0, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, lsl #19 │ │ │ │ │ + addeq ip, fp, r0, lsr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - @ instruction: 0x01516c98 │ │ │ │ │ - cmneq r0, r8, asr #2 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq r7, r4, r8, ror #10 │ │ │ │ │ + msreq SPSR_irq, r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, lsr pc │ │ │ │ │ + addeq ip, fp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq r7, r4, r8, ror #10 │ │ │ │ │ - msreq SPSR_irq, r8 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + @ instruction: 0x01516c98 │ │ │ │ │ + cmneq r0, r8, asr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1297309,29 +1296823,29 @@ │ │ │ │ │ rscseq r0, sl, r8, lsr r7 │ │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, asr #10 │ │ │ │ │ + addeq sp, fp, r8, lsl sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - smlalbbeq r5, r1, r8, ip │ │ │ │ │ - ldrsheq r3, [r6, #-112] @ 0xffffff90 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + adcseq r8, r2, r8, lsr ip │ │ │ │ │ + cmpeq r9, r0, ror #24 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, lsl sp │ │ │ │ │ + addeq lr, fp, r0, asr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - adcseq r8, r2, r8, lsr ip │ │ │ │ │ - cmpeq r9, r0, ror #24 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + smlalbbeq r5, r1, r8, ip │ │ │ │ │ + ldrsheq r3, [r6, #-112] @ 0xffffff90 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, fp, r0, asr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1297349,29 +1296863,29 @@ │ │ │ │ │ cmpeq r1, r8, lsl sl │ │ │ │ │ cmpeq r6, r8, ror r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, asr fp │ │ │ │ │ + addeq sp, fp, r8, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - rscseq r0, sl, r8, lsr #17 │ │ │ │ │ - cmpeq sp, r8, asr #21 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + sbcseq r7, r4, r8, lsr #27 │ │ │ │ │ + ldrsheq r3, [r4, #-248] @ 0xffffff08 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, asr pc │ │ │ │ │ + addeq lr, fp, r0, asr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - sbcseq r7, r4, r8, lsr #27 │ │ │ │ │ - ldrsheq r3, [r4, #-248] @ 0xffffff08 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + rscseq r0, sl, r8, lsr #17 │ │ │ │ │ + cmpeq sp, r8, asr #21 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq fp, fp, r0, lsr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1297389,29 +1296903,29 @@ │ │ │ │ │ ldrdeq lr, [pc, -r8]! │ │ │ │ │ cmpeq sl, r0, lsr #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, lsl #18 │ │ │ │ │ + addeq lr, fp, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - rscseq r0, sl, r8, ror r8 │ │ │ │ │ - tsteq sp, r0, asr sl │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + @ instruction: 0x012feb58 │ │ │ │ │ + cmpeq r4, r0, lsl #10 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r0, lsl r3 │ │ │ │ │ + addeq lr, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - @ instruction: 0x012feb58 │ │ │ │ │ - cmpeq r4, r0, lsl #10 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + rscseq r0, sl, r8, ror r8 │ │ │ │ │ + tsteq sp, r0, asr sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sl, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1297549,29 +1297063,29 @@ │ │ │ │ │ ldrdeq lr, [pc, -r8]! │ │ │ │ │ ldrsheq sp, [r4, #-136] @ 0xffffff78 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, fp, r8, ror #18 │ │ │ │ │ + addeq ip, fp, r0, ror #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - cmpeq r1, r8, ror r3 │ │ │ │ │ - @ instruction: 0x011ada98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + sbcseq r3, r4, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x0160b990 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r0, ror #14 │ │ │ │ │ + addeq fp, fp, r8, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - sbcseq r3, r4, r8, lsl r0 │ │ │ │ │ - @ instruction: 0x0160b990 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + cmpeq r1, r8, ror r3 │ │ │ │ │ + @ instruction: 0x011ada98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1297799,29 +1297313,29 @@ │ │ │ │ │ smlaltbeq r5, r1, r8, ip │ │ │ │ │ cmpeq r6, r0, asr #18 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq ip, fp, r8, lsl r6 │ │ │ │ │ + addeq lr, fp, r8, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - smlawbeq pc, r8, r4, lr @ │ │ │ │ │ - tsteq lr, r0, asr lr │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + tsteq r1, r8, ror sl @ │ │ │ │ │ + tsteq lr, r8, lsr #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, asr #17 │ │ │ │ │ + addeq ip, fp, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - tsteq r1, r8, ror sl @ │ │ │ │ │ - tsteq lr, r8, lsr #9 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + smlawbeq pc, r8, r4, lr @ │ │ │ │ │ + tsteq lr, r0, asr lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, fp, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1299103,29 +1298617,29 @@ │ │ │ │ │ sbcseq r7, r4, r8, ror #17 │ │ │ │ │ smlatbeq lr, r8, sl, r8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq pc, [fp], r8 │ │ │ │ │ + addeq pc, fp, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ │ - cmpeq r1, r8, lsr #30 │ │ │ │ │ - cmpeq r6, r8, asr r9 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + @ instruction: 0x0111f9f8 │ │ │ │ │ + cmpeq lr, r8, lsr r3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq pc, fp, r8, ror r3 @ │ │ │ │ │ + strdeq pc, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - @ instruction: 0x0111f9f8 │ │ │ │ │ - cmpeq lr, r8, lsr r3 │ │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ │ + cmpeq r1, r8, lsr #30 │ │ │ │ │ + cmpeq r6, r8, asr r9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [fp], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1299373,29 +1298887,29 @@ │ │ │ │ │ sbcseq r7, r4, r8, ror lr │ │ │ │ │ cmneq r1, r8, asr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [fp], r0 │ │ │ │ │ + addeq lr, fp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ │ - cmpeq r1, r8, ror #10 │ │ │ │ │ - @ instruction: 0x011b0198 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + rscseq r0, sl, r8, lsl #24 │ │ │ │ │ + ldrsheq ip, [r0, -r8] │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq lr, fp, r8, lsl #15 │ │ │ │ │ + strdeq ip, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - rscseq r0, sl, r8, lsl #24 │ │ │ │ │ - ldrsheq ip, [r0, -r8] │ │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ │ + cmpeq r1, r8, ror #10 │ │ │ │ │ + @ instruction: 0x011b0198 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sl, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1299593,29 +1299107,29 @@ │ │ │ │ │ @ instruction: 0x012fe808 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ @ instruction: 0x008015b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq sp, fp, r8, lsr r6 │ │ │ │ │ + strdeq r3, [sl], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, lr │ │ │ │ │ - cmpeq r0, r8, asr #10 │ │ │ │ │ - ldrheq ip, [fp, #-80] @ 0xffffffb0 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + sbcseq r7, r4, r8, lsl r4 │ │ │ │ │ + tsteq r2, r8, asr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r3, [sl], r8 │ │ │ │ │ + addeq sp, fp, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - sbcseq r7, r4, r8, lsl r4 │ │ │ │ │ - tsteq r2, r8, asr #31 │ │ │ │ │ + andeq r0, r0, lr │ │ │ │ │ + cmpeq r0, r8, asr #10 │ │ │ │ │ + ldrheq ip, [fp, #-80] @ 0xffffffb0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, sl, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1302747,15 +1302261,15 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq fp, [ip, #-224] @ 0xffffff20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - eoreq r2, r5, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r2, r5, #56, 12 @ 0x3800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq lr, r7, r0, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1303029,15 +1302543,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r9, r8, lsl r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, r9, r8, asr #8 │ │ │ │ │ + rsbseq pc, r9, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq pc, [sp, #-0] @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1303079,15 +1302593,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r3, r0, lsr #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq pc, r9, r0, asr #5 │ │ │ │ │ + rsbseq pc, r9, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x0118bfd0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1303769,15 +1303283,15 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq pc, [r8, #-144] @ 0xffffff70 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq r4, r8, lsr r9 │ │ │ │ │ + cmneq r4, r0, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, sl, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r1, r8, lsr #17 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1303811,15 +1303325,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r4, r8, ror #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r0, [sl], #-88 @ 0xffffffa8 │ │ │ │ │ + rsbseq r0, sl, r0, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r2, r0, ror #5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1303851,15 +1303365,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r8, ror r3 │ │ │ │ │ + rsbseq r0, sl, r0, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1303881,15 +1303395,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r0, ror #7 │ │ │ │ │ + rsbseq r0, sl, r8, asr #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r0, r8, lsr #27 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1303939,27 +1303453,27 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - tsteq sp, r0, ror #4 │ │ │ │ │ + tsteq sp, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r1, sl, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r8, r8, lsr #5 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - tsteq sp, r0, ror r1 │ │ │ │ │ + @ instruction: 0x011d85f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r0, [sl], #-64 @ 0xffffffc0 │ │ │ │ │ + rsbseq r0, sl, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, lsl #9 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1304031,25 +1303545,25 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmneq r1, r0, lsr sp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r0, lsr #8 │ │ │ │ │ + rsbseq r0, sl, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r9, r8, lsl ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ adcseq r0, r7, r0, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r0, ror #9 │ │ │ │ │ + rsbseq r0, sl, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq fp, r0, lsr ip @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1304131,37 +1303645,37 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007a0398 │ │ │ │ │ + rsbseq r0, sl, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r5, r8, asr r5 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ sbceq sl, r3, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r8, lsr #7 │ │ │ │ │ + rsbseq r0, sl, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r6, r0, ror r0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r8, lsl #7 │ │ │ │ │ + ldrshteq r0, [sl], #-32 @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r4, r8, asr #8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1304203,25 +1303717,25 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r0, lsl r3 │ │ │ │ │ + rsbseq r0, sl, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq sl, r8, lsl #13 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r8, lsl #9 │ │ │ │ │ + ldrshteq r0, [sl], #-48 @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r4, r0, lsr ip │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1304313,25 +1303827,25 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r9, r0, lsl #15 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x007a0598 │ │ │ │ │ + rsbseq r0, sl, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq sl, r0, ror #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ adcseq r6, r4, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - rsbseq r0, sl, r8, asr r6 │ │ │ │ │ + rsbseq r0, sl, r0, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq r6, [sl, #-176] @ 0xffffff50 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ @@ -1305223,45 +1304737,45 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq sp, [lr, #-120] @ 0xffffff88 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - ldrdeq r4, [r4, #-112]! @ 0xffffff90 │ │ │ │ │ + cmneq r4, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [ip], #-168 @ 0xffffff58 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r3, r8, ror sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - @ instruction: 0x01644998 │ │ │ │ │ + strheq r4, [r4, #-144]! @ 0xffffff70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x011175b0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq fp, r8, ror #9 │ │ │ │ │ + cmneq fp, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r0, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x01119df8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq r4, r8, ror #24 │ │ │ │ │ + cmneq r4, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1305293,15 +1304807,15 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x011165d8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq r4, r8, lsl lr │ │ │ │ │ + cmneq r4, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r0, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1305363,15 +1304877,15 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x011231b8 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq pc, r8, asr r4 @ │ │ │ │ │ + cmneq pc, r0, ror r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmneq r0, r8, lsl pc │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1305403,15 +1304917,15 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r0, lsr r5 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq r4, r8, ror #24 │ │ │ │ │ + cmneq r4, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r0, [sl, #-160] @ 0xffffff60 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1305433,35 +1304947,35 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq fp, r8, asr #20 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq r4, r8, lsl lr │ │ │ │ │ + cmneq r4, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r2, r0, lsr #31 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq fp, r0, asr #2 │ │ │ │ │ + cmneq fp, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [sp], #-32 @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq sl, r8, lsl sl │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r1 │ │ │ │ │ - cmneq fp, r0, asr #2 │ │ │ │ │ + cmneq fp, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r2, sp, r0, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r8, lsr #7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -1319792,15 +1319306,15 @@ │ │ │ │ │ sbceq r5, r3, r0, ror #9 │ │ │ │ │ smulleq sl, r0, r8, r1 │ │ │ │ │ adcseq fp, lr, r0, asr r9 │ │ │ │ │ umlalseq r0, r7, r0, r3 │ │ │ │ │ sbceq fp, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq r4, r0, r8, lsr r7 │ │ │ │ │ - strheq r7, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq r7, r2, r0, r4 │ │ │ │ │ ldrhteq fp, [lr], r0 │ │ │ │ │ adcseq fp, lr, r0, ror #19 │ │ │ │ │ adceq lr, pc, r8, lsr #11 │ │ │ │ │ adcseq r6, r7, r8, asr #20 │ │ │ │ │ sbceq r9, r2, r0, lsr sl │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ @@ -1319817,24 +1319331,24 @@ │ │ │ │ │ adcseq r7, r7, r0, ror #17 │ │ │ │ │ sbceq r3, r3, r8, asr #7 │ │ │ │ │ adcseq fp, lr, r8, lsr #23 │ │ │ │ │ adcseq fp, lr, r8, asr #22 │ │ │ │ │ adcseq fp, lr, r0, ror #22 │ │ │ │ │ adceq lr, pc, r8, lsl #15 │ │ │ │ │ adcseq r7, r7, r8, lsr #29 │ │ │ │ │ - ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r9, r2, r0, lsl #31 │ │ │ │ │ adcseq fp, lr, r8, lsl #24 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ adcseq ip, r3, r8, lsl #10 │ │ │ │ │ smullseq fp, r3, r0, r9 │ │ │ │ │ adcseq fp, lr, r8, lsr ip │ │ │ │ │ adceq lr, pc, r8, asr #23 │ │ │ │ │ - sbceq r9, r0, r0, lsl r2 │ │ │ │ │ + sbceq r9, r0, r8, lsr r2 │ │ │ │ │ adcseq r8, r7, r8, asr r5 │ │ │ │ │ - adcseq lr, r3, r0, lsl #26 │ │ │ │ │ + ldrhteq lr, [r3], r0 │ │ │ │ │ adcseq r8, r7, r8, asr r9 │ │ │ │ │ ldrhteq ip, [r3], r0 │ │ │ │ │ adcseq ip, r3, r8, asr r0 │ │ │ │ │ ldrshteq r8, [r7], r8 │ │ │ │ │ umlalseq fp, lr, r8, ip │ │ │ │ │ adceq lr, pc, r8, lsr #24 │ │ │ │ │ strdeq r9, [r0], #168 @ 0xa8 │ │ │ │ │ @@ -1319842,15 +1319356,15 @@ │ │ │ │ │ sbceq r8, r2, r8, lsl #20 │ │ │ │ │ adcseq r8, r7, r8, lsr #30 │ │ │ │ │ adcseq r8, r7, r8, ror pc │ │ │ │ │ adcseq ip, r3, r8, lsl #15 │ │ │ │ │ ldrshteq r8, [r7], r0 │ │ │ │ │ adcseq fp, lr, r0, lsl sp │ │ │ │ │ adceq lr, pc, r8, asr #24 │ │ │ │ │ - sbceq sl, r0, r0, asr #13 │ │ │ │ │ + sbceq sl, r0, r8, ror #13 │ │ │ │ │ adcseq r9, r7, r0, lsl #4 │ │ │ │ │ sbceq sp, r1, r8, lsl lr │ │ │ │ │ adcseq fp, lr, r8, ror r5 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ sbceq lr, r4, r1, lsl #9 │ │ │ │ │ ldrdeq lr, [r4], #77 @ 0x4d │ │ │ │ │ sbceq lr, r4, r9, lsr r5 │ │ │ │ │ @@ -1327616,15 +1327130,15 @@ │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq sl, sp, r0, lsr #12 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ adcseq ip, pc, r8, asr sl @ │ │ │ │ │ smulleq r3, r0, r8, r6 │ │ │ │ │ addeq r7, r0, r8 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ ldrdeq r3, [r0], r0 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ @@ -1327683,15 +1327197,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, lsl #30 │ │ │ │ │ addeq r3, r0, r0, lsl #16 │ │ │ │ │ sbceq pc, r2, r8, asr #17 │ │ │ │ │ strdeq r1, [r1], r8 │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ addeq r1, r1, r0, asr #18 │ │ │ │ │ addeq r1, r1, r8, ror #18 │ │ │ │ │ - sbceq r2, r2, r0, asr r8 │ │ │ │ │ + sbceq r2, r2, r8, lsr #16 │ │ │ │ │ sbceq r0, r3, r8, asr pc │ │ │ │ │ ldrshteq sp, [pc], r8 │ │ │ │ │ sbcseq fp, r3, r0, lsl #31 │ │ │ │ │ subeq r9, r9, r0, lsl r5 │ │ │ │ │ subeq r9, r9, r8, asr #10 │ │ │ │ │ sbceq r0, r1, r0, lsl r2 │ │ │ │ │ addeq r2, r1, r0, lsr pc │ │ │ │ │ @@ -1327720,26 +1327234,26 @@ │ │ │ │ │ strheq pc, [r0], #112 @ 0x70 @ │ │ │ │ │ adcseq lr, r7, r0, ror #3 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ adcseq lr, r7, r0, asr r2 │ │ │ │ │ strdeq r1, [r0], #168 @ 0xa8 │ │ │ │ │ adcseq lr, r7, r8, asr #5 │ │ │ │ │ sbceq r3, r0, r8, lsl #30 │ │ │ │ │ - smulleq r7, r2, r8, r1 │ │ │ │ │ + sbceq r7, r2, r0, asr #3 │ │ │ │ │ addeq r7, r0, r0, lsl #31 │ │ │ │ │ subeq r9, r9, r8, ror #15 │ │ │ │ │ sbcseq ip, r3, r0, lsl r7 │ │ │ │ │ ldrdeq r9, [r1], r8 │ │ │ │ │ sbcseq ip, r3, r8, lsr #14 │ │ │ │ │ addeq r3, r0, r8, lsr #16 │ │ │ │ │ adcseq lr, r7, r8, asr #9 │ │ │ │ │ sbceq r7, r3, r8, lsl #20 │ │ │ │ │ strdeq fp, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq sl, r2, r8, lsr #6 │ │ │ │ │ - sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r1, r0, lsr #7 │ │ │ │ │ sbceq r6, r2, r8, lsl #5 │ │ │ │ │ sbcseq ip, r3, r0, ror r7 │ │ │ │ │ addeq r7, r0, r8, lsl #30 │ │ │ │ │ @ instruction: 0x0081c4b8 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ addeq ip, r1, r8, lsr r2 │ │ │ │ │ subeq r9, r9, r8, asr #24 │ │ │ │ │ @@ -1327768,15 +1327282,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, asr r0 @ │ │ │ │ │ sbceq r0, r2, r8, lsl #30 │ │ │ │ │ adcseq r8, r3, r0, ror fp │ │ │ │ │ adcseq lr, r7, r8, lsl lr │ │ │ │ │ adcseq pc, r7, r0, lsr #32 │ │ │ │ │ adcseq pc, r7, r0, lsr #3 │ │ │ │ │ adcseq pc, r7, r0, lsl #9 │ │ │ │ │ - sbceq r1, r2, r8, lsr #26 │ │ │ │ │ + sbceq r1, r2, r0, lsl #26 │ │ │ │ │ sbceq r8, r2, r8, asr sl │ │ │ │ │ sbceq r1, r2, r0, asr #8 │ │ │ │ │ sbceq r8, r2, r8, lsl #25 │ │ │ │ │ adcseq pc, r7, r0, lsl #16 │ │ │ │ │ sbceq sp, r2, r0, lsr #2 │ │ │ │ │ adcseq r8, r3, r8, lsr #31 │ │ │ │ │ strdeq r7, [r0], r8 │ │ │ │ │ @@ -1327790,26 +1327304,26 @@ │ │ │ │ │ addeq sl, r0, r0, lsl ip │ │ │ │ │ addeq sl, r0, r8, lsr ip │ │ │ │ │ addeq sl, r0, r0, ror #24 │ │ │ │ │ ldrsbteq pc, [r7], r8 @ │ │ │ │ │ adcseq fp, r1, r8, ror #23 │ │ │ │ │ sbcseq ip, r3, r0, asr #20 │ │ │ │ │ sbcseq ip, r3, r0, lsr #21 │ │ │ │ │ - sbceq lr, r2, r0, lsl #16 │ │ │ │ │ + ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ addeq r7, r0, r8, asr pc │ │ │ │ │ sbceq sp, r2, r0, asr r8 │ │ │ │ │ addeq r2, r0, r8, lsr #16 │ │ │ │ │ addeq ip, r0, r8, lsr ip │ │ │ │ │ strheq sl, [r3], #192 @ 0xc0 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ adceq r8, lr, r8, asr r9 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ addeq ip, r0, r8, lsr #26 │ │ │ │ │ - adcseq r9, pc, r0, ror fp @ │ │ │ │ │ + umlalseq r9, pc, r8, fp @ │ │ │ │ │ addeq ip, r0, r8, ror sp │ │ │ │ │ sbceq sl, r3, r0, lsl #26 │ │ │ │ │ addeq ip, r0, r0, asr sp │ │ │ │ │ sbceq sl, r3, r0, lsr #27 │ │ │ │ │ addeq ip, r0, r0, lsr #27 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ @@ -1327825,15 +1327339,15 @@ │ │ │ │ │ addeq ip, r0, r8, asr #2 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ ldrsbteq ip, [r4], r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ - strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ + sbceq r1, r3, r8, asr #27 │ │ │ │ │ sbceq lr, r2, r0, lsr #22 │ │ │ │ │ addeq r9, r1, r0, ror #19 │ │ │ │ │ adcseq ip, r4, r8, lsr #4 │ │ │ │ │ adcseq ip, r4, r8, lsr r2 │ │ │ │ │ sbceq r6, r0, r8, asr pc │ │ │ │ │ ldrdeq r9, [r9], #-96 @ 0xffffffa0 │ │ │ │ │ subeq r9, r9, r0, asr #14 │ │ │ │ │ @@ -1327853,15 +1327367,15 @@ │ │ │ │ │ umlalseq sl, r4, r8, r0 │ │ │ │ │ sbceq sl, r0, r8, lsl r4 │ │ │ │ │ adcseq sl, r4, r8, lsr #2 │ │ │ │ │ sbceq r7, r0, r8, lsr ip │ │ │ │ │ adcseq sl, r4, r8, lsl #3 │ │ │ │ │ sbceq r8, r0, r0, ror #19 │ │ │ │ │ adcseq sl, r4, r0, ror #4 │ │ │ │ │ - sbceq r4, r0, r0, ror #29 │ │ │ │ │ + strheq r4, [r0], #232 @ 0xe8 │ │ │ │ │ adcseq sl, r4, r8, lsr #5 │ │ │ │ │ sbceq sl, r0, r8, lsl #15 │ │ │ │ │ ldrdeq sp, [lr], r0 @ │ │ │ │ │ adcseq r9, r3, r8, lsr #31 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ sbceq ip, r1, r0, asr #18 │ │ │ │ │ adceq ip, lr, r8, lsl #9 │ │ │ │ │ @@ -1340131,15 +1339645,15 @@ │ │ │ │ │ umlalseq r4, r9, r0, r3 │ │ │ │ │ sbcseq pc, r6, r8, lsl #27 │ │ │ │ │ sbcseq pc, r6, r0, lsr #27 │ │ │ │ │ smullseq pc, r6, r8, ip @ │ │ │ │ │ ldrheq pc, [r6], #192 @ 0xc0 @ │ │ │ │ │ sbcseq pc, r6, r8, asr #25 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ - sbceq r4, r0, r8, lsr #1 │ │ │ │ │ + sbceq r4, r0, r0, lsl #1 │ │ │ │ │ ldrsbeq pc, [r6], #208 @ 0xd0 @ │ │ │ │ │ sbcseq pc, r6, r8, ror #27 │ │ │ │ │ sbcseq pc, r6, r0, lsl #28 │ │ │ │ │ sbcseq pc, r6, r8, lsl lr @ │ │ │ │ │ sbcseq pc, r6, r0, lsr lr @ │ │ │ │ │ sbcseq pc, r6, r8, asr #28 │ │ │ │ │ sbcseq pc, r6, r0, ror #28 │ │ │ │ │ @@ -1340428,15 +1339942,15 @@ │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ adcseq r1, fp, r8, asr #15 │ │ │ │ │ adcseq r1, fp, r0, asr #15 │ │ │ │ │ ldrhteq r1, [fp], r8 │ │ │ │ │ ldrhteq r1, [fp], r0 │ │ │ │ │ adcseq r1, fp, r8, lsr #15 │ │ │ │ │ adcseq r0, fp, r0, ror #22 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ adceq fp, r0, r8, ror #4 │ │ │ │ │ adceq fp, r4, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r4], r8 @ │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ adcseq r1, fp, r8, ror r9 │ │ │ │ │ adcseq r1, fp, r0, ror r9 │ │ │ │ │ @@ -1344621,36 +1344135,36 @@ │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ adcseq sl, sp, r0, ror r6 │ │ │ │ │ sbceq r6, r3, r0, asr #18 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ addeq r1, r1, r0, asr sp │ │ │ │ │ addeq r1, r1, r0, ror #24 │ │ │ │ │ - ldrdeq r3, [r2], #160 @ 0xa0 │ │ │ │ │ + sbceq r3, r2, r0, lsl #21 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ adcseq lr, r6, r0, lsl #12 │ │ │ │ │ ldrdeq lr, [r3], r0 │ │ │ │ │ strdeq lr, [r3], r0 │ │ │ │ │ addeq lr, r3, r8, ror r3 │ │ │ │ │ addeq r9, r1, r8, asr pc │ │ │ │ │ addeq lr, r3, r0, lsr #7 │ │ │ │ │ addeq lr, r3, r8, asr #7 │ │ │ │ │ addeq lr, r3, r0, lsl #1 │ │ │ │ │ strdeq r6, [r3], #88 @ 0x58 │ │ │ │ │ - strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r1, r0, r0, lsr #7 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ addeq sl, r3, r0, asr sp │ │ │ │ │ adcseq lr, r6, r0, ror #26 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ addeq r3, r0, r0, lsl #26 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ sbceq r4, r1, r0, lsr #12 │ │ │ │ │ - sbceq r4, r0, r0, lsr #7 │ │ │ │ │ + sbceq r4, r0, r8, asr #7 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ adcseq fp, r0, r8, ror #5 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ adcseq r6, pc, r8, lsr #14 │ │ │ │ │ adcseq r6, pc, r8, asr r7 @ │ │ │ │ │ adcseq r0, r7, r0, ror r3 │ │ │ │ │ @@ -1344720,1278 +1344234,1280 @@ │ │ │ │ │ stcvs 6, cr15, [sp], {67} @ 0x43 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + strbtvs r7, [pc], #-624 @ c68a68 <__bss_end__@@Base+0x56b3b8> │ │ │ │ │ + rsbseq r6, r4, r5, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c688b8 <__bss_end__@@Base+0x56b208> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c688c0 <__bss_end__@@Base+0x56b210> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - strbmi r2, [sp], #-3443 @ 0xfffff28d │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ @ instruction: 0x6d6d7973 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1622016 @ 0x18c000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68908 <__bss_end__@@Base+0x56b258> │ │ │ │ │ - strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68910 <__bss_end__@@Base+0x56b260> │ │ │ │ │ + rsbvc r6, r2, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stclcs 14, cr6, [pc, #-444]! @ c68934 <__bss_end__@@Base+0x56b284> │ │ │ │ │ - strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ + cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ │ cmnvs r1, #115 @ 0x73 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68958 <__bss_end__@@Base+0x56b2a8> │ │ │ │ │ - strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68960 <__bss_end__@@Base+0x56b2b0> │ │ │ │ │ + @ instruction: 0x61207433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-388]! @ c689c4 <__bss_end__@@Base+0x56b314> │ │ │ │ │ + svcmi 0x00434533 │ │ │ │ │ rsbvs r7, sp, #461373440 @ 0x1b800000 │ │ │ │ │ - ldrbvc r7, [pc], #-613 @ c68b4c <__bss_end__@@Base+0x56b49c> │ │ │ │ │ + ldrbvc r7, [pc], #-613 @ c68b54 <__bss_end__@@Base+0x56b4a4> │ │ │ │ │ cmnvs pc, #444 @ 0x1bc │ │ │ │ │ cmnvc r4, #116, 10 @ 0x1d000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c689a8 <__bss_end__@@Base+0x56b2f8> │ │ │ │ │ - streq r4, [pc], #-2867 @ c68b64 <__bss_end__@@Base+0x56b4b4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c689b0 <__bss_end__@@Base+0x56b300> │ │ │ │ │ + addeq ip, pc, r3, lsr r9 @ │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs r6, r9, ror r0 │ │ │ │ │ + rsbscs r6, r3, r9, ror r5 │ │ │ │ │ ldrbvs r6, [r4, #-879]! @ 0xfffffc91 │ │ │ │ │ - ldrbvc r7, [pc], #-884 @ c68b94 <__bss_end__@@Base+0x56b4e4> │ │ │ │ │ + ldrbvc r7, [pc], #-884 @ c68b9c <__bss_end__@@Base+0x56b4ec> │ │ │ │ │ strbvc r5, [lr, #-3951]! @ 0xfffff091 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c689f0 <__bss_end__@@Base+0x56b340> │ │ │ │ │ - svcpl 0x00786533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c689f8 <__bss_end__@@Base+0x56b348> │ │ │ │ │ + stclvs 15, cr6, [lr, #-204]! @ 0xffffff34 │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x6e6f6979 │ │ │ │ │ + cmpvs r6, r9, ror r0 │ │ │ │ │ ldrbvs r6, [r6, #-2405]! @ 0xfffff69b │ │ │ │ │ rsbseq r7, r3, r3, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68a30 <__bss_end__@@Base+0x56b380> │ │ │ │ │ - subscs r6, r8, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68a38 <__bss_end__@@Base+0x56b388> │ │ │ │ │ + svccs 0x00057432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbeq r7, r1, r2, ror #4 │ │ │ │ │ + strbvs r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ cdpvs 15, 6, cr5, cr9, cr1, {3} │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ │ mcrvs 7, 3, r6, cr5, cr15, {2} │ │ │ │ │ stclvs 2, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ strbtvs r7, [r5], #-2665 @ 0xfffff597 │ │ │ │ │ - stcvs 3, cr7, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ + strbtvs r6, [lr], #-360 @ 0xfffffe98 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68a98 <__bss_end__@@Base+0x56b3e8> │ │ │ │ │ - stmdapl r9, {r0, r4, r5, r8, fp, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68aa0 <__bss_end__@@Base+0x56b3f0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs r2, r3, ror r5 │ │ │ │ │ + strbpl r5, [r5], #-883 @ 0xfffffc8d │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cmpvs pc, #7104 @ 0x1bc0 │ │ │ │ │ stmdavs r3!, {r0, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - addeq ip, pc, r9, ror r9 @ │ │ │ │ │ + stmdbvs lr!, {r0, r3, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68ad8 <__bss_end__@@Base+0x56b428> │ │ │ │ │ - mcrmi 6, 2, r5, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68ae0 <__bss_end__@@Base+0x56b430> │ │ │ │ │ + bvc 26c3d64 <_edata@@Base+0x470d64> │ │ │ │ │ cmnvs r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ eorpl r7, r0, #104, 18 @ 0x1a0000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - strbpl r6, [pc], #-1388 @ c68cac <__bss_end__@@Base+0x56b5fc> │ │ │ │ │ + addeq r6, pc, ip, ror #10 │ │ │ │ │ cdpvs 0, 6, cr7, cr5, cr15, {3} │ │ │ │ │ addeq ip, pc, r1, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68b08 <__bss_end__@@Base+0x56b458> │ │ │ │ │ - stmdaeq r0, {r0, r1, r4, r5} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68b10 <__bss_end__@@Base+0x56b460> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbscs r7, r4, r0, ror r5 │ │ │ │ │ + cmnvs r4, r0, ror r5 │ │ │ │ │ cmnvs r4, r4, ror #30 │ │ │ │ │ cmnvs pc, #-872415231 @ 0xcc000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68b38 <__bss_end__@@Base+0x56b488> │ │ │ │ │ - addeq r6, pc, r2, lsr r3 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68b40 <__bss_end__@@Base+0x56b490> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtvc r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ + strbvs r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ ldrbvs r6, [r4, #-3950]! @ 0xfffff092 │ │ │ │ │ stclvs 5, cr7, [r1], #-452 @ 0xfffffe3c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68b88 <__bss_end__@@Base+0x56b4d8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68b90 <__bss_end__@@Base+0x56b4e0> │ │ │ │ │ + svceq 0x00455431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r7, [r5], #-592 @ 0xfffffdb0 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ - rsbvc r7, r1, r5, ror #6 │ │ │ │ │ + svceq 0x00097365 │ │ │ │ │ mcrvs 12, 3, r6, cr5, cr8, {3} │ │ │ │ │ rsbeq r7, r8, r7, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68bc8 <__bss_end__@@Base+0x56b518> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68bd0 <__bss_end__@@Base+0x56b520> │ │ │ │ │ + streq r0, [pc, #-2099] @ c68559 <__bss_end__@@Base+0x56aea9> │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 26c3f10 <_edata@@Base+0x470f10> │ │ │ │ │ + bvc 26c3f18 <_edata@@Base+0x470f18> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - cmpvs r6, r4, asr fp │ │ │ │ │ + rsbscs r4, r3, r4, asr fp │ │ │ │ │ eorseq r6, r1, r5, lsr #22 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68bf8 <__bss_end__@@Base+0x56b548> │ │ │ │ │ - rsbvc r6, r1, r1, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68c00 <__bss_end__@@Base+0x56b550> │ │ │ │ │ + svceq 0x000a0131 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - strbtvs r7, [lr], #-878 @ 0xfffffc92 │ │ │ │ │ - rsbscs r6, r3, r5, ror #6 │ │ │ │ │ + ldrpl r7, [lr, #-878]! @ 0xfffffc92 │ │ │ │ │ + cmpne r5, pc, asr #8 │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ cmnvc r1, #6225920 @ 0x5f0000 │ │ │ │ │ svcpl 0x00646568 │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ c68c1c <__bss_end__@@Base+0x56b56c> │ │ │ │ │ - subpl r5, pc, r3, lsr r2 @ │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68c58 <__bss_end__@@Base+0x56b5a8> │ │ │ │ │ - strbvs r2, [r7, #-51] @ 0xffffffcd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68c60 <__bss_end__@@Base+0x56b5b0> │ │ │ │ │ + streq r0, [pc, #-2099] @ c685e9 <__bss_end__@@Base+0x56af39> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - mrcvs 5, 3, r7, cr4, cr0, {3} │ │ │ │ │ + cmnvs r4, r0, ror r5 │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x6d6d7973 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r3, ror #10 │ │ │ │ │ + rsbvc r7, r1, r3, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68cb0 <__bss_end__@@Base+0x56b600> │ │ │ │ │ - svcmi 0x00555131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68cb8 <__bss_end__@@Base+0x56b608> │ │ │ │ │ + stmdbvc r1!, {r0, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1776 @ 0x6f0 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ cmnvs r5, pc, asr r3 │ │ │ │ │ - rsbcs r6, r8, r2, ror r3 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + mcrvs 3, 3, r6, cr8, cr2, {3} │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68d00 <__bss_end__@@Base+0x56b650> │ │ │ │ │ - stclmi 15, cr6, [lr, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68d08 <__bss_end__@@Base+0x56b658> │ │ │ │ │ + mcrvs 3, 3, r6, cr15, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldmdbvs r4!, {r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - svccs 0x00736e6f │ │ │ │ │ + smcvs 54932 @ 0xd694 │ │ │ │ │ + ldmdbvs pc, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ @ │ │ │ │ │ @ instruction: 0x77746172 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsbvc r7, pc, #116 @ 0x74 │ │ │ │ │ - ldrbmi r4, [r4, #-3956] @ 0xfffff08c │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68d58 <__bss_end__@@Base+0x56b6a8> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ c68f14 <__bss_end__@@Base+0x56b864> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68d60 <__bss_end__@@Base+0x56b6b0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - bpl 29440c0 <_edata@@Base+0x6f10c0> │ │ │ │ │ + cmnvc r3, #24832 @ 0x6100 │ │ │ │ │ stmdbvs r4!, {r0, r2, r4, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ addeq r6, pc, r6, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68d98 <__bss_end__@@Base+0x56b6e8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68da0 <__bss_end__@@Base+0x56b6f0> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ c68f5c <__bss_end__@@Base+0x56b8ac> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + ldclvs 15, cr6, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ stmdbvs pc!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ @ │ │ │ │ │ mcrvs 3, 3, r7, cr15, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68de0 <__bss_end__@@Base+0x56b730> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68de8 <__bss_end__@@Base+0x56b738> │ │ │ │ │ + @ instruction: 0x56544532 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + strbtpl r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - addeq ip, pc, r5, ror #18 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68e18 <__bss_end__@@Base+0x56b768> │ │ │ │ │ - stcmi 6, cr0, [ip, #-204]! @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68e20 <__bss_end__@@Base+0x56b770> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cmnvs r4, r5, ror #10 │ │ │ │ │ - cmnvs lr, #1556480 @ 0x17c000 │ │ │ │ │ + ldclvs 13, cr6, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ + svcpl 0x00657465 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ - strbvc r6, [r4, #-3681]! @ 0xfffff19f │ │ │ │ │ - ldmdbvs r2!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + svcmi 0x00646e61 │ │ │ │ │ + svceq 0x00085455 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68e68 <__bss_end__@@Base+0x56b7b8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68e70 <__bss_end__@@Base+0x56b7c0> │ │ │ │ │ + stmdaeq pc, {r0, r1, r4, r5, r9, fp} @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ - @ instruction: 0x512d0573 │ │ │ │ │ + ldclvs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ + addeq r3, pc, r9, ror r2 @ │ │ │ │ │ andeq r3, r0, ip, lsr sp │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68ea8 <__bss_end__@@Base+0x56b7f8> │ │ │ │ │ - svccs 0x000c0f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68eb0 <__bss_end__@@Base+0x56b800> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00206c61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ ldmdbvc r0!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 6, cr6, [r9], #-380 @ 0xfffffe84 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r0, r4, rrx │ │ │ │ │ + rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ + svcmi 0x0055736e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68ee0 <__bss_end__@@Base+0x56b830> │ │ │ │ │ - rsbcs r6, r7, r3, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68ee8 <__bss_end__@@Base+0x56b838> │ │ │ │ │ + ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldmdbmi r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ - ldrbvc r6, [r3, #-2419]! @ 0xfffff68d │ │ │ │ │ - bvc 26c4240 <_edata@@Base+0x471240> │ │ │ │ │ + svcvs 0x00697473 │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68f10 <__bss_end__@@Base+0x56b860> │ │ │ │ │ - streq r4, [pc, #-2865] @ c6859b <__bss_end__@@Base+0x56aeeb> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68f18 <__bss_end__@@Base+0x56b868> │ │ │ │ │ + rsbscc r6, r9, #1073741836 @ 0x4000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - cmnvs r9, #108, 2 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 1, 7, cr6, cr9, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68f50 <__bss_end__@@Base+0x56b8a0> │ │ │ │ │ - rsbsvc r6, r3, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68f58 <__bss_end__@@Base+0x56b8a8> │ │ │ │ │ + svcmi 0x00555131 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ svcvs 0x00432072 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + subspl r5, r0, #1929379840 @ 0x73000000 │ │ │ │ │ cmnvs r4, pc, ror #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68f88 <__bss_end__@@Base+0x56b8d8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68f90 <__bss_end__@@Base+0x56b8e0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbeq r6, [lr, #-3695]! @ 0xfffff191 │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbeq r7, r9, lr, rrx │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c68fd0 <__bss_end__@@Base+0x56b920> │ │ │ │ │ - rsbcs r6, ip, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c68fd8 <__bss_end__@@Base+0x56b928> │ │ │ │ │ + rsbvc r7, pc, #838860800 @ 0x32000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + streq r4, [pc], #-1329 @ c691bc <__bss_end__@@Base+0x56bb0c> │ │ │ │ │ rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ rsbeq r6, r5, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69010 <__bss_end__@@Base+0x56b960> │ │ │ │ │ - strbvc r2, [lr, #-49]! @ 0xffffffcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69018 <__bss_end__@@Base+0x56b968> │ │ │ │ │ + rsbcs r6, ip, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - streq r6, [pc], #-3695 @ c691f8 <__bss_end__@@Base+0x56bb48> │ │ │ │ │ - ldrbmi r4, [r3, #-3375] @ 0xfffff2d1 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ rsbeq r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69058 <__bss_end__@@Base+0x56b9a8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69060 <__bss_end__@@Base+0x56b9b0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ c690b4 <__bss_end__@@Base+0x56ba04> │ │ │ │ │ + svcmi 0x00555131 │ │ │ │ │ svcpl 0x006e7572 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ strbtvc r7, [r9], #-1395 @ 0xfffffa8d │ │ │ │ │ - vnmulvs.f16 s13, s30, s11 @ │ │ │ │ │ + cmpvs r6, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c690a8 <__bss_end__@@Base+0x56b9f8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c690b0 <__bss_end__@@Base+0x56ba00> │ │ │ │ │ + strbtvc r6, [r3], #-305 @ 0xfffffecf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbcs r7, r7, r2, asr #10 │ │ │ │ │ ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - cmnvs r7, r9, ror #28 │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldrbvs r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - ldrbvc r7, [r9, -r1, ror #4]! │ │ │ │ │ + ldmdbvs r9!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69100 <__bss_end__@@Base+0x56ba50> │ │ │ │ │ - ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69108 <__bss_end__@@Base+0x56ba58> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ stclvs 15, cr5, [r1], #-432 @ 0xfffffe50 │ │ │ │ │ stclvs 7, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ rsbscs r6, r4, r5, ror #28 │ │ │ │ │ - ldmdbvs lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ - svceq 0x00087365 │ │ │ │ │ + svcpl 0x003e313c │ │ │ │ │ + blvs 28018c4 <_edata@@Base+0x5ae8c4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69148 <__bss_end__@@Base+0x56ba98> │ │ │ │ │ - streq r0, [pc, #-2099] @ c68ad1 <__bss_end__@@Base+0x56b421> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69150 <__bss_end__@@Base+0x56baa0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + cmnvs r5, #115 @ 0x73 │ │ │ │ │ cdpvs 5, 7, cr7, cr2, cr2, {3} │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69188 <__bss_end__@@Base+0x56bad8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69190 <__bss_end__@@Base+0x56bae0> │ │ │ │ │ + stccs 15, cr0, [r8], {50} @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r2, #1342177286 @ 0x50000006 │ │ │ │ │ stmdavs r3!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c691d0 <__bss_end__@@Base+0x56bb20> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c691d8 <__bss_end__@@Base+0x56bb28> │ │ │ │ │ + streq r0, [pc, #-2098] @ c68b62 <__bss_end__@@Base+0x56b4b2> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldrbvs r6, [r2, #-1891]! @ 0xfffff89d │ │ │ │ │ rsbvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbvs r6, r1, #112, 18 @ 0x1c0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r0, ror pc │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69218 <__bss_end__@@Base+0x56bb68> │ │ │ │ │ - uqasxvc r6, ip, r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69220 <__bss_end__@@Base+0x56bb70> │ │ │ │ │ + ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - @ instruction: 0x67697372 │ │ │ │ │ - strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ + mcrmi 3, 2, r7, cr9, cr2, {3} │ │ │ │ │ + streq r0, [pc, #-2117] @ c68ba7 <__bss_end__@@Base+0x56b4f7> │ │ │ │ │ mrcvs 1, 3, r6, cr4, cr2, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69240 <__bss_end__@@Base+0x56bb90> │ │ │ │ │ - stccs 15, cr0, [r8], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69248 <__bss_end__@@Base+0x56bb98> │ │ │ │ │ + @ instruction: 0x53207231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbeq r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + rsbsvc r6, r3, #24832 @ 0x6100 │ │ │ │ │ @ instruction: 0x665f7274 │ │ │ │ │ svcpl 0x00656c69 │ │ │ │ │ svcpl 0x00797474 │ │ │ │ │ cmnvc r3, #457179136 @ 0x1b400000 │ │ │ │ │ cmnvc r5, #25427968 @ 0x1840000 │ │ │ │ │ - stmdbvs lr!, {r4, r5, r6, r8, sp, lr} │ │ │ │ │ + subspl r2, r3, r0, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69290 <__bss_end__@@Base+0x56bbe0> │ │ │ │ │ - @ instruction: 0x676e6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69298 <__bss_end__@@Base+0x56bbe8> │ │ │ │ │ + cmnvc lr, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ andeq r6, r0, r9, ror #12 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c692d8 <__bss_end__@@Base+0x56bc28> │ │ │ │ │ - @ instruction: 0x77617232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c692e0 <__bss_end__@@Base+0x56bc30> │ │ │ │ │ + rsbseq r6, r2, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ stmdbvs r6!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ addeq r7, pc, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69318 <__bss_end__@@Base+0x56bc68> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69320 <__bss_end__@@Base+0x56bc70> │ │ │ │ │ + rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbpl r6, lr, #420 @ 0x1a4 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ svcvs 0x006e6962 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ - bvc 26c4690 <_edata@@Base+0x471690> │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69360 <__bss_end__@@Base+0x56bcb0> │ │ │ │ │ - svcmi 0x00524b32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69368 <__bss_end__@@Base+0x56bcb8> │ │ │ │ │ + addeq ip, pc, r2, lsr r9 @ │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ rsbeq r7, r5, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69390 <__bss_end__@@Base+0x56bce0> │ │ │ │ │ - rsbsvs r6, r2, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69398 <__bss_end__@@Base+0x56bce8> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r7, [r5], #-592 @ 0xfffffdb0 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ - stclmi 3, cr7, [r6, #-404] @ 0xfffffe6c │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ teqcc ip, r0, ror r0 │ │ │ │ │ - stclcs 6, cr6, [pc, #-248]! @ c69488 <__bss_end__@@Base+0x56bdd8> │ │ │ │ │ - svccs 0x00030f33 │ │ │ │ │ + cmnvs lr, #260046848 @ 0xf800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c693d8 <__bss_end__@@Base+0x56bd28> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c693e0 <__bss_end__@@Base+0x56bd30> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-388]! @ c69444 <__bss_end__@@Base+0x56bd94> │ │ │ │ │ + ldclcs 3, cr5, [sl, #-200] @ 0xffffff38 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ strbtvs r6, [lr], #-1395 @ 0xfffffa8d │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69428 <__bss_end__@@Base+0x56bd78> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69430 <__bss_end__@@Base+0x56bd80> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ svcvs 0x00462073 │ │ │ │ │ strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmpvs pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ + @ instruction: 0x512d736e │ │ │ │ │ ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbeq r6, ip, r2, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69460 <__bss_end__@@Base+0x56bdb0> │ │ │ │ │ - movtpl r5, #61490 @ 0xf032 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69468 <__bss_end__@@Base+0x56bdb8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00726f73 │ │ │ │ │ + svceq 0x0045736e │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ rsbeq r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c694a0 <__bss_end__@@Base+0x56bdf0> │ │ │ │ │ - @ instruction: 0x6e5f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c694a8 <__bss_end__@@Base+0x56bdf8> │ │ │ │ │ + @ instruction: 0x532c0833 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - ldrbmi r4, [r4, #-3950] @ 0xfffff092 │ │ │ │ │ + vnmulvs.f16 s13, s30, s29 @ │ │ │ │ │ cmnvc r5, #26112 @ 0x6600 │ │ │ │ │ addeq ip, pc, r8, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c694d0 <__bss_end__@@Base+0x56be20> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c694d8 <__bss_end__@@Base+0x56be28> │ │ │ │ │ + stmdbvs ip!, {r1, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbpl r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - svceq 0x0045544f │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 15, 7, cr6, cr5, cr2, {3} │ │ │ │ │ ldmdbvs r2!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ cmpvs pc, r5, ror #6 │ │ │ │ │ stmdbvc r1!, {r1, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69518 <__bss_end__@@Base+0x56be68> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69520 <__bss_end__@@Base+0x56be70> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - ldrbvs r7, [pc, #-2153] @ c68e9b <__bss_end__@@Base+0x56b7eb> │ │ │ │ │ + ldrbvs r7, [pc, #-2153] @ c68ea3 <__bss_end__@@Base+0x56b7f3> │ │ │ │ │ strbvs r6, [sp, #-1388]! @ 0xfffffa94 │ │ │ │ │ - ldclvs 4, cr7, [pc, #-440] @ c69554 <__bss_end__@@Base+0x56bea4> │ │ │ │ │ - ldrbtvc r6, [r4], #-3189 @ 0xfffff38b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + ldclvs 4, cr7, [pc, #-440] @ c6955c <__bss_end__@@Base+0x56beac> │ │ │ │ │ + mrcvs 12, 3, r6, cr4, cr5, {3} │ │ │ │ │ + ldrbvs r7, [pc, #-609] @ c694bb <__bss_end__@@Base+0x56be0b> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69568 <__bss_end__@@Base+0x56beb8> │ │ │ │ │ - @ instruction: 0x676e6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69570 <__bss_end__@@Base+0x56bec0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svcmi 0x00617262 │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ svcvs 0x0072657a │ │ │ │ │ addeq ip, pc, r2, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c695b8 <__bss_end__@@Base+0x56bf08> │ │ │ │ │ - streq r4, [pc, #-1329] @ c69243 <__bss_end__@@Base+0x56bb93> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c695c0 <__bss_end__@@Base+0x56bf10> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdavc r5!, {r0, r1, r4, r5, r6, sp}^ │ │ │ │ │ + cmnvc lr, #460 @ 0x1cc │ │ │ │ │ rsbvs r6, pc, #26368 @ 0x6700 │ │ │ │ │ ldrbvc r6, [pc], -r1, ror #24 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69600 <__bss_end__@@Base+0x56bf50> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69608 <__bss_end__@@Base+0x56bf58> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r9, r3, ror #6 │ │ │ │ │ - ldclvs 7, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ + bvc 26c6584 <_edata@@Base+0x473584> │ │ │ │ │ + stccs 15, cr0, [r5, #-404] @ 0xfffffe6c │ │ │ │ │ rsbvc r6, r6, #100, 10 @ 0x19000000 │ │ │ │ │ rsbeq r6, r5, r5, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69650 <__bss_end__@@Base+0x56bfa0> │ │ │ │ │ - ldmdaeq r4, {r1, r4, r5, ip, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69658 <__bss_end__@@Base+0x56bfa8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - rsbscs r7, r2, lr, ror #6 │ │ │ │ │ + cmnpl r1, lr, ror #6 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ rsbvs r7, r7, #-268435451 @ 0xf0000005 │ │ │ │ │ cmnvs r9, #95 @ 0x5f │ │ │ │ │ ldrbvs r7, [r2, #-1396]! @ 0xfffffa8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c696a0 <__bss_end__@@Base+0x56bff0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c696a8 <__bss_end__@@Base+0x56bff8> │ │ │ │ │ + streq r0, [pc, #-2099] @ c69031 <__bss_end__@@Base+0x56b981> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ + ldmdapl r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x76746172 │ │ │ │ │ rsbscs r7, r3, r1, ror #4 │ │ │ │ │ - svcvs 0x003e323c │ │ │ │ │ - rsbseq r6, r2, r6, ror #30 │ │ │ │ │ + ldmdbvs lr!, {r2, r3, r4, r5, r9, ip, sp} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c696e8 <__bss_end__@@Base+0x56c038> │ │ │ │ │ - svcmi 0x00555131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c696f0 <__bss_end__@@Base+0x56c040> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbsvc r6, r3, #24832 @ 0x6100 │ │ │ │ │ + ldrbmi r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - svcpl 0x00746f63 │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69730 <__bss_end__@@Base+0x56c080> │ │ │ │ │ - bpl 1ebe5b4 <__bss_end__@@Base+0x17c0f04> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69738 <__bss_end__@@Base+0x56c088> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ andeq r6, r0, r5, lsr #10 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69760 <__bss_end__@@Base+0x56c0b0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69768 <__bss_end__@@Base+0x56c0b8> │ │ │ │ │ + streq r0, [pc, #-2097] @ c690f3 <__bss_end__@@Base+0x56ba43> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + ldmdbmi r4, {r0, r1, r4, r5, r6, r8, r9, lr}^ │ │ │ │ │ strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ cmnvs lr, #460 @ 0x1cc │ │ │ │ │ ldrbvs r7, [r2, #-623]! @ 0xfffffd91 │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c697b0 <__bss_end__@@Base+0x56c100> │ │ │ │ │ - cmnvs r3, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c697b8 <__bss_end__@@Base+0x56c108> │ │ │ │ │ + rsbcs r7, r5, r3, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ c697cc <__bss_end__@@Base+0x56c11c> │ │ │ │ │ + stmdaeq r4, {r1, r4, r5, r9, sl, fp, lr}^ │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldclvs 7, cr6, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - cdpvs 5, 6, cr6, cr12, cr2, {3} │ │ │ │ │ + cmnvs ip, r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c697f8 <__bss_end__@@Base+0x56c148> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69800 <__bss_end__@@Base+0x56c150> │ │ │ │ │ + @ instruction: 0x6d6d7932 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbeq r6, r5, ip, ror #10 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ - ldclcs 4, cr7, [r9, #-452]! @ 0xfffffe3c │ │ │ │ │ - stcmi 3, cr0, [pc], #-200 @ c69914 <__bss_end__@@Base+0x56c264> │ │ │ │ │ + cmnvs r9, #1895825408 @ 0x71000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69830 <__bss_end__@@Base+0x56c180> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69838 <__bss_end__@@Base+0x56c188> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldclvs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - rsbspl r6, r4, #1616 @ 0x650 │ │ │ │ │ + ldmdbvs r3!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r7, #-3952]! @ 0xfffff090 │ │ │ │ │ svcvs 0x006d5f72 │ │ │ │ │ - stclcs 6, cr6, [pc, #-400]! @ c69890 <__bss_end__@@Base+0x56c1e0> │ │ │ │ │ - streq r0, [pc, #-2354] @ c690f2 <__bss_end__@@Base+0x56ba42> │ │ │ │ │ + cmnvs lr, #100, 10 @ 0x19000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69878 <__bss_end__@@Base+0x56c1c8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69880 <__bss_end__@@Base+0x56c1d0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ c6987c <__bss_end__@@Base+0x56c1cc> │ │ │ │ │ - mcreq 14, 1, r0, cr5, cr2, {1} │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stclvs 5, cr7, [sp, #-460]! @ 0xfffffe34 │ │ │ │ │ svcpl 0x00646e61 │ │ │ │ │ subsvc r6, pc, #116, 30 @ 0x1d0 │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r6, r3, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c698c8 <__bss_end__@@Base+0x56c218> │ │ │ │ │ - @ instruction: 0x77617233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c698d0 <__bss_end__@@Base+0x56c220> │ │ │ │ │ + strbvs r6, [lr, #-1331]! @ 0xfffffacd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ + subspl r2, r3, r3, ror #24 │ │ │ │ │ stclvs 5, cr7, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ cmpvs pc, r9, ror #6 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ stclvs 12, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, sl, sp, lr}^ │ │ │ │ │ - strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ + rsbvc r6, r1, #1644167168 @ 0x62000000 │ │ │ │ │ + rsbcs r7, r5, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69918 <__bss_end__@@Base+0x56c268> │ │ │ │ │ - @ instruction: 0x56206d31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69920 <__bss_end__@@Base+0x56c270> │ │ │ │ │ + stclmi 12, cr6, [r5], #-196 @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + cmnvs r3, pc, ror #28 │ │ │ │ │ svcpl 0x0077656e │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r6, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r8, ror #30 │ │ │ │ │ + rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69960 <__bss_end__@@Base+0x56c2b0> │ │ │ │ │ - streq r0, [pc, #-2099] @ c692e9 <__bss_end__@@Base+0x56bc39> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69968 <__bss_end__@@Base+0x56c2b8> │ │ │ │ │ + strbtvc r6, [r9], #-819 @ 0xfffffccd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ c699a0 <__bss_end__@@Base+0x56c2f0> │ │ │ │ │ - @ instruction: 0x512d0533 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbsvc r6, r8, sp, ror #2 │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c699a0 <__bss_end__@@Base+0x56c2f0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c699a8 <__bss_end__@@Base+0x56c2f8> │ │ │ │ │ + ldrbtvs r6, [r0], #-3377 @ 0xfffff2cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ c699d4 <__bss_end__@@Base+0x56c324> │ │ │ │ │ + streq r0, [pc, #-2099] @ c69361 <__bss_end__@@Base+0x56bcb1> │ │ │ │ │ cmnvc lr, #432013312 @ 0x19c00000 │ │ │ │ │ strbvc r6, [lr, #-3445]! @ 0xfffff28b │ │ │ │ │ - cmnvs lr, #457179136 @ 0x1b400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr13, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c699f0 <__bss_end__@@Base+0x56c340> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c699f8 <__bss_end__@@Base+0x56c348> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ c69666 <__bss_end__@@Base+0x56bfb6> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ c6966e <__bss_end__@@Base+0x56bfbe> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ rsbeq r7, r8, ip, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69a40 <__bss_end__@@Base+0x56c390> │ │ │ │ │ - rsbspl r6, r3, #800 @ 0x320 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69a48 <__bss_end__@@Base+0x56c398> │ │ │ │ │ + addeq r7, pc, r2, lsr r0 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - cdpvs 3, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x006d756e │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ - ldclvs 3, cr7, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ + movweq r7, #62318 @ 0xf36e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69a88 <__bss_end__@@Base+0x56c3d8> │ │ │ │ │ - strbvs r6, [r4, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69a90 <__bss_end__@@Base+0x56c3e0> │ │ │ │ │ + beq 256d514 <_edata@@Base+0x31a514> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldrbtvs r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ addeq r7, pc, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69ac0 <__bss_end__@@Base+0x56c410> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69ac8 <__bss_end__@@Base+0x56c418> │ │ │ │ │ + @ instruction: 0x66654432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ strbtvs r7, [lr], #-1382 @ 0xfffffa9a │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr1, {3} │ │ │ │ │ svcpl 0x006c6174 │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ - rsbvc r7, r1, lr, ror #6 │ │ │ │ │ + pusheq {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69b20 <__bss_end__@@Base+0x56c470> │ │ │ │ │ - rsbseq r5, r7, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69b28 <__bss_end__@@Base+0x56c478> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - rsbsvs r7, r3, #1761607680 @ 0x69000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r3, r9, ror #8 │ │ │ │ │ + rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ - svcpl 0x00687374 │ │ │ │ │ - ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ + stmdbeq r5, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdapl pc!, {r0, r1, r2, r3, r8} @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69b68 <__bss_end__@@Base+0x56c4b8> │ │ │ │ │ - rsbeq r6, r5, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69b70 <__bss_end__@@Base+0x56c4c0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ stmdbvs r8!, {r0, r1, r2, r3, r4, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strbtpl r6, [lr], #-3890 @ 0xfffff0ce │ │ │ │ │ + addeq r6, pc, r2, lsr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69bb0 <__bss_end__@@Base+0x56c500> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69bb8 <__bss_end__@@Base+0x56c508> │ │ │ │ │ + ldrbpl r5, [r5], #-50 @ 0xffffffce │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbvs r6, r5, #25088 @ 0x6200 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, r5, r2, ror #24 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ strbtvc r6, [r5], -lr, ror #30 │ │ │ │ │ addeq r6, pc, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69be8 <__bss_end__@@Base+0x56c538> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ c69da4 <__bss_end__@@Base+0x56c6f4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69bf0 <__bss_end__@@Base+0x56c540> │ │ │ │ │ + rsbsvs r5, r0, #49, 30 @ 0xc4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr15, cr15, {3} │ │ │ │ │ + cmpvs r6, pc, ror #28 │ │ │ │ │ rsbeq r7, r3, r3, ror #6 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69c28 <__bss_end__@@Base+0x56c578> │ │ │ │ │ - rsbvs r7, sp, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69c30 <__bss_end__@@Base+0x56c580> │ │ │ │ │ + subspl r5, r4, r1, lsr r5 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ c69c30 <__bss_end__@@Base+0x56c580> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ c69c38 <__bss_end__@@Base+0x56c588> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + cmpvs r6, lr, ror #6 │ │ │ │ │ rsbseq r6, r3, r9, ror #12 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69c68 <__bss_end__@@Base+0x56c5b8> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69c70 <__bss_end__@@Base+0x56c5c0> │ │ │ │ │ + @ instruction: 0x56544533 │ │ │ │ │ rsbvc r7, r1, r7, asr #4 │ │ │ │ │ cmnvs r3, r8, ror #18 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00207369 │ │ │ │ │ stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ @@ -1346000,782 +1345516,780 @@ │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvc r9, #32, 6 @ 0x80000000 │ │ │ │ │ cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ ldrbtvs r7, [r4], #-2149 @ 0xfffff79b │ │ │ │ │ rsbeq r6, r6, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69cb0 <__bss_end__@@Base+0x56c600> │ │ │ │ │ - svceq 0x00084732 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69cb8 <__bss_end__@@Base+0x56c608> │ │ │ │ │ + rsbvc r6, r6, #819200 @ 0xc8000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclvs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmnvs r2, r3, ror pc │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbvc r6, pc, #6208 @ 0x1840 │ │ │ │ │ cmnvs sl, r4, ror r9 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + strbpl r5, [pc], #-1395 @ c69eac <__bss_end__@@Base+0x56c7fc> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69cf8 <__bss_end__@@Base+0x56c648> │ │ │ │ │ - addeq ip, pc, r3, lsr r9 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69d00 <__bss_end__@@Base+0x56c650> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - rsbvs r6, r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - blvs 2802480 <_edata@@Base+0x5af480> │ │ │ │ │ + rsbcs r6, r5, lr, ror #6 │ │ │ │ │ + cmnvs r5, r5, asr #2 │ │ │ │ │ + blvs 2802488 <_edata@@Base+0x5af488> │ │ │ │ │ addeq r6, pc, r5, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69d38 <__bss_end__@@Base+0x56c688> │ │ │ │ │ - addeq r7, pc, r3, lsr r6 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69d40 <__bss_end__@@Base+0x56c690> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - strbvs r7, [r9, -r1, ror #4]! │ │ │ │ │ - ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ + cmnvc r5, #-2080374783 @ 0x84000001 │ │ │ │ │ + svceq 0x0045544f │ │ │ │ │ @ instruction: 0x6e676977 │ │ │ │ │ ldmdbcc pc, {r0, r2, r5, r6, r9, ip, sp, lr}^ @ │ │ │ │ │ - ldmdbvs r8!, {r1, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-424]! @ c69d90 <__bss_end__@@Base+0x56c6e0> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ c69f3c <__bss_end__@@Base+0x56c88c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69d88 <__bss_end__@@Base+0x56c6d8> │ │ │ │ │ - strbtvc r6, [r9], #-818 @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69d90 <__bss_end__@@Base+0x56c6e0> │ │ │ │ │ + @ instruction: 0x66696c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ svcpl 0x00686373 │ │ │ │ │ ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ - strbvs r6, [r2, #-3681]! @ 0xfffff19f │ │ │ │ │ - addeq ip, pc, ip, ror #18 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ smcvs 50928 @ 0xc6f0 │ │ │ │ │ rsbvc r7, pc, #1912602624 @ 0x72000000 │ │ │ │ │ - ldclcs 3, cr6, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + ldrbtvc r6, [r4], #-869 @ 0xfffffc9b │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69dd8 <__bss_end__@@Base+0x56c728> │ │ │ │ │ - cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69de0 <__bss_end__@@Base+0x56c730> │ │ │ │ │ + addeq ip, pc, r1, lsr r9 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ c69998 <__bss_end__@@Base+0x56c2e8> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ c699a0 <__bss_end__@@Base+0x56c2f0> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - rsbscs r6, r2, r2, ror sp │ │ │ │ │ - rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ + ldrbmi r6, [r9, #-3442]! @ 0xfffff28e │ │ │ │ │ + svceq 0x000a500e │ │ │ │ │ rsbeq r6, r6, r7, ror #14 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69e28 <__bss_end__@@Base+0x56c778> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69e30 <__bss_end__@@Base+0x56c780> │ │ │ │ │ + mcrmi 15, 2, r2, cr13, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cdpvs 7, 6, cr6, cr6, cr7, {3} │ │ │ │ │ + cdpeq 7, 6, cr6, cr6, cr7, {3} │ │ │ │ │ ldrbvs r6, [r4, #-370]! @ 0xfffffe8e │ │ │ │ │ stclvs 3, cr7, [r9], #-448 @ 0xfffffe40 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ c69e5c <__bss_end__@@Base+0x56c7ac> │ │ │ │ │ + streq r0, [pc, #-2099] @ c697e9 <__bss_end__@@Base+0x56c139> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69e68 <__bss_end__@@Base+0x56c7b8> │ │ │ │ │ - eorpl r6, r0, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69e70 <__bss_end__@@Base+0x56c7c0> │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ - vstmdbmi pc!, {d0-d24} │ │ │ │ │ + cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ svcvs 0x00706f74 │ │ │ │ │ - cdpvs 1, 7, cr6, cr2, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #108, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69eb0 <__bss_end__@@Base+0x56c800> │ │ │ │ │ - cmnvc r4, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69eb8 <__bss_end__@@Base+0x56c808> │ │ │ │ │ + cmnvs sp, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ c69a70 <__bss_end__@@Base+0x56c3c0> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ c69a78 <__bss_end__@@Base+0x56c3c8> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - cmnvs lr, #7296 @ 0x1c80 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 13, 3, r6, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ - ldrbvs r6, [pc], #-2402 @ c6a0ac <__bss_end__@@Base+0x56c9fc> │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + ldrbvs r6, [pc], #-2402 @ c6a0b4 <__bss_end__@@Base+0x56ca04> │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69f08 <__bss_end__@@Base+0x56c858> │ │ │ │ │ - uqasxvc r6, ip, r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69f10 <__bss_end__@@Base+0x56c860> │ │ │ │ │ + andpl r4, lr, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvc pc, #1605632 @ 0x188000 │ │ │ │ │ - rsbscs r6, r2, r4, ror #30 │ │ │ │ │ - strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ + cdpvs 2, 6, cr7, cr5, cr4, {3} │ │ │ │ │ + strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69f58 <__bss_end__@@Base+0x56c8a8> │ │ │ │ │ - stmdaeq pc, {r0, r4, r5, r9, fp} @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69f60 <__bss_end__@@Base+0x56c8b0> │ │ │ │ │ + mrcvs 5, 3, r6, cr2, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stclvs 3, cr7, [pc, #-440]! @ c69f8c <__bss_end__@@Base+0x56c8dc> │ │ │ │ │ + stclvs 3, cr7, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ mcrvs 12, 3, r6, cr5, cr9, {3} │ │ │ │ │ rsbeq r7, r8, r7, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69fa0 <__bss_end__@@Base+0x56c8f0> │ │ │ │ │ - rsbvc r6, sp, #835584 @ 0xcc000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69fa8 <__bss_end__@@Base+0x56c8f8> │ │ │ │ │ + cmppl r5, r3, lsr r7 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 26c52e8 <_edata@@Base+0x4722e8> │ │ │ │ │ + bvc 26c52f0 <_edata@@Base+0x4722f0> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - subpl r4, r2, r4, asr fp │ │ │ │ │ + vmovvs.8 d15[6], r4 │ │ │ │ │ rsbcc r6, r2, #29884416 @ 0x1c80000 │ │ │ │ │ ldrbvs r6, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #108, 18 @ 0x1b0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c69fd8 <__bss_end__@@Base+0x56c928> │ │ │ │ │ - rsbvs r7, sp, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c69fe0 <__bss_end__@@Base+0x56c930> │ │ │ │ │ + rsbvc r6, pc, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdbmi r6, {r0, r4, r5, r9, sl, fp, lr}^ │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpvs pc, #6619136 @ 0x650000 │ │ │ │ │ strbvs r6, [lr, #-3695]! @ 0xfffff191 │ │ │ │ │ strbtvc r7, [r9], -r3, ror #8 │ │ │ │ │ - cdpvs 4, 7, cr7, cr9, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r7, r9, #1761607680 @ 0x69000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a028 <__bss_end__@@Base+0x56c978> │ │ │ │ │ - strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a030 <__bss_end__@@Base+0x56c980> │ │ │ │ │ + @ instruction: 0x61207433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ c6a070 <__bss_end__@@Base+0x56c9c0> │ │ │ │ │ + @ instruction: 0x060f4531 │ │ │ │ │ andeq r6, r0, r6, ror #4 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a068 <__bss_end__@@Base+0x56c9b8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a070 <__bss_end__@@Base+0x56c9c0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + svceq 0x00085033 │ │ │ │ │ rsbsvc r6, r4, #112, 10 @ 0x1c000000 │ │ │ │ │ addeq r7, pc, pc, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a0a8 <__bss_end__@@Base+0x56c9f8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a0b0 <__bss_end__@@Base+0x56ca00> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - addeq r7, pc, r4, ror r1 @ │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x77746172 │ │ │ │ │ ldclvs 12, cr6, [r6], #-464 @ 0xfffffe30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a0e8 <__bss_end__@@Base+0x56ca38> │ │ │ │ │ - rsbcs r6, lr, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a0f0 <__bss_end__@@Base+0x56ca40> │ │ │ │ │ + ldmdbvs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ rsbvc r7, r8, #1593835520 @ 0x5f000000 │ │ │ │ │ svcvs 0x00687365 │ │ │ │ │ - cmpvs r6, ip, ror #8 │ │ │ │ │ + rsbscs r6, r3, ip, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a130 <__bss_end__@@Base+0x56ca80> │ │ │ │ │ - rsbvc r6, sp, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a138 <__bss_end__@@Base+0x56ca88> │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ stclvs 7, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - stclcs 1, cr6, [pc, #-436]! @ c6a164 <__bss_end__@@Base+0x56cab4> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + cmnvs lr, #1073741851 @ 0x4000001b │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a170 <__bss_end__@@Base+0x56cac0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a178 <__bss_end__@@Base+0x56cac8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ c6a180 <__bss_end__@@Base+0x56cad0> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ c6a188 <__bss_end__@@Base+0x56cad8> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbcs r7, r5, r5, ror #12 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs pc, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ @ │ │ │ │ │ svcvs 0x006d6f73 │ │ │ │ │ stmdbvs r8!, {r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ - movweq r4, #62819 @ 0xf563 │ │ │ │ │ + svcvs 0x00656763 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a1a8 <__bss_end__@@Base+0x56caf8> │ │ │ │ │ - beq 1e03030 <__bss_end__@@Base+0x1705980> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a1b0 <__bss_end__@@Base+0x56cb00> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvc r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + strbmi r7, [lr], #-872 @ 0xfffffc98 │ │ │ │ │ + stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ svcvs 0x00727074 │ │ │ │ │ addeq ip, pc, r4, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a1e8 <__bss_end__@@Base+0x56cb38> │ │ │ │ │ - strbvc r2, [pc, #-51]! @ c6a371 <__bss_end__@@Base+0x56ccc1> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a1f0 <__bss_end__@@Base+0x56cb40> │ │ │ │ │ + subspl r2, r3, r3, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - rsbscs r6, r3, r7, ror #10 │ │ │ │ │ + stclvs 15, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ strbtvs r6, [lr], #-2423 @ 0xfffff689 │ │ │ │ │ cmnvs lr, pc, ror #14 │ │ │ │ │ - rsbcs r6, r4, sp, ror #10 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + cmnvs r5, #457179136 @ 0x1b400000 │ │ │ │ │ + addeq ip, pc, r5, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a238 <__bss_end__@@Base+0x56cb88> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a240 <__bss_end__@@Base+0x56cb90> │ │ │ │ │ + stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 26c5580 <_edata@@Base+0x472580> │ │ │ │ │ + bvc 26c5588 <_edata@@Base+0x472588> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - cmpvs r6, r4, asr fp │ │ │ │ │ + rsbscs r4, r3, r4, asr fp │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ cmnvc r5, #28160 @ 0x6e00 │ │ │ │ │ - rsbsvc r7, r0, #7536640 @ 0x730000 │ │ │ │ │ + ldrbpl r6, [r3, #-3699]! @ 0xfffff18d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a270 <__bss_end__@@Base+0x56cbc0> │ │ │ │ │ - addeq ip, pc, r3, lsr r9 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a278 <__bss_end__@@Base+0x56cbc8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - cmnvc r3, #1761607680 @ 0x69000000 │ │ │ │ │ - ldmdbpl r2, {r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ + ldrbtvs r7, [r3], #-1129 @ 0xfffffb97 │ │ │ │ │ + mrrcvs 13, 6, r6, pc, cr15 @ │ │ │ │ │ strbvc r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ rsbseq r7, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a2b0 <__bss_end__@@Base+0x56cc00> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a2b8 <__bss_end__@@Base+0x56cc08> │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - rsbpl r6, r9, #7536640 @ 0x730000 │ │ │ │ │ + mcrvs 8, 3, r6, cr9, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a2f8 <__bss_end__@@Base+0x56cc48> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a300 <__bss_end__@@Base+0x56cc50> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - svceq 0x00085073 │ │ │ │ │ + addeq ip, pc, r3, ror r9 @ │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ addeq ip, pc, r4, ror r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a328 <__bss_end__@@Base+0x56cc78> │ │ │ │ │ - ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a330 <__bss_end__@@Base+0x56cc80> │ │ │ │ │ + eorpl r6, r0, r1, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ + svcmi 0x00736e6f │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ svcpl 0x0074756f │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a370 <__bss_end__@@Base+0x56ccc0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a378 <__bss_end__@@Base+0x56ccc8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + ldclvs 14, cr6, [r3, #-444]! @ 0xfffffe44 │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ stclvs 1, cr6, [lr], #-456 @ 0xfffffe38 │ │ │ │ │ - rsbcs r6, r7, r1, ror #28 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + stclvs 14, cr6, [r7, #-388]! @ 0xfffffe7c │ │ │ │ │ + svcpl 0x00746c75 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a3a0 <__bss_end__@@Base+0x56ccf0> │ │ │ │ │ - svcmi 0x00555133 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a3a8 <__bss_end__@@Base+0x56ccf8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ cmnvc r4, #100, 30 @ 0x190 │ │ │ │ │ ldclvs 2, cr7, [r5], #-396 @ 0xfffffe74 │ │ │ │ │ - rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r5, ror #6 │ │ │ │ │ + rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a3d8 <__bss_end__@@Base+0x56cd28> │ │ │ │ │ - rsbvc r6, pc, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a3e0 <__bss_end__@@Base+0x56cd30> │ │ │ │ │ + ldmdbmi r2, {r1, r4, r5, r8, r9, sl, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbcs r7, r1, r2, ror #4 │ │ │ │ │ + strbvs r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ ldrbvs r6, [r2, #-3948]! @ 0xfffff094 │ │ │ │ │ svcpl 0x007a746e │ │ │ │ │ ldrbvs r6, [r5, -r7, ror #2]! │ │ │ │ │ - cmpvs r0, r5, rrx │ │ │ │ │ + stccs 3, cr7, [r5, #-404] @ 0xfffffe6c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a430 <__bss_end__@@Base+0x56cd80> │ │ │ │ │ - rsbseq r6, r2, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a438 <__bss_end__@@Base+0x56cd88> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - strbvc r6, [pc, -r3, ror #16]! │ │ │ │ │ - rsbvc r6, sp, r3, ror #30 │ │ │ │ │ + stccs 15, cr0, [r5], {99} @ 0x63 │ │ │ │ │ + @ instruction: 0x56544553 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a480 <__bss_end__@@Base+0x56cdd0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a488 <__bss_end__@@Base+0x56cdd8> │ │ │ │ │ + stmdbne r9!, {r1, r4, r5, r8, fp, ip}^ │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldclvs 4, cr6, [r5, #-420]! @ 0xfffffe5c │ │ │ │ │ addeq r7, pc, sp, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a4b0 <__bss_end__@@Base+0x56ce00> │ │ │ │ │ - @ instruction: 0x56565432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a4b8 <__bss_end__@@Base+0x56ce08> │ │ │ │ │ + cmnvc r3, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + @ instruction: 0x66696532 │ │ │ │ │ cmnvc pc, #115 @ 0x73 │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ - strbtvc r6, [lr], #-3950 @ 0xfffff092 │ │ │ │ │ - svcvs 0x00756e69 │ │ │ │ │ + strpl r7, [r0, #-878]! @ 0xfffffc92 │ │ │ │ │ + svcvs 0x0066696e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a4f8 <__bss_end__@@Base+0x56ce48> │ │ │ │ │ - svcvs 0x00646e33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a500 <__bss_end__@@Base+0x56ce50> │ │ │ │ │ + rsbvs r6, r1, #835584 @ 0xcc000 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-2407]! @ 0xfffff699 │ │ │ │ │ - addeq r7, pc, r3, ror #8 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r6, [lr], -r7, ror #10 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a528 <__bss_end__@@Base+0x56ce78> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a530 <__bss_end__@@Base+0x56ce80> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ rsbeq r6, lr, r3, ror r9 │ │ │ │ │ addeq ip, pc, r0, lsl r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a558 <__bss_end__@@Base+0x56cea8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a560 <__bss_end__@@Base+0x56ceb0> │ │ │ │ │ + mcrmi 2, 2, r5, cr9, cr1, {1} │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ c6a560 <__bss_end__@@Base+0x56ceb0> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ c6a568 <__bss_end__@@Base+0x56ceb8> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr5, cr14, {3} │ │ │ │ │ + ldrbpl r7, [r8], #-878 @ 0xfffffc92 │ │ │ │ │ stmdbvc r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ addeq r7, pc, r0, ror r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a598 <__bss_end__@@Base+0x56cee8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a5a0 <__bss_end__@@Base+0x56cef0> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + ldrbtpl r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ ldrbtvc r6, [r3], #-364 @ 0xfffffe94 │ │ │ │ │ addeq ip, pc, lr, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a5d8 <__bss_end__@@Base+0x56cf28> │ │ │ │ │ - strbtvc r6, [r3], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a5e0 <__bss_end__@@Base+0x56cf30> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cmnvs r5, r5, asr #2 │ │ │ │ │ svcpl 0x00766e69 │ │ │ │ │ rsbeq r6, r4, sp, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a618 <__bss_end__@@Base+0x56cf68> │ │ │ │ │ - addeq ip, pc, r2, lsr r9 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a620 <__bss_end__@@Base+0x56cf70> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbscs r6, r2, r9, ror pc │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + ldrbeq r6, [r2, #-3961]! @ 0xfffff087 │ │ │ │ │ + svcmi 0x0055512d │ │ │ │ │ stmdbvs r6!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ addeq ip, pc, r8, ror r9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a660 <__bss_end__@@Base+0x56cfb0> │ │ │ │ │ - strbtpl r6, [ip], #-3121 @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a668 <__bss_end__@@Base+0x56cfb8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ svcvs 0x00746172 │ │ │ │ │ - mcrvs 3, 3, r7, cr15, cr2, {3} │ │ │ │ │ + cmpvs r6, r2, ror r3 │ │ │ │ │ rsbvs r7, sp, #461373440 @ 0x1b800000 │ │ │ │ │ rsbseq r7, r0, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a690 <__bss_end__@@Base+0x56cfe0> │ │ │ │ │ - strbtvc r6, [r9], #-3633 @ 0xfffff1cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a698 <__bss_end__@@Base+0x56cfe8> │ │ │ │ │ + svcmi 0x00555131 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ + strbmi r2, [sp], #-3890 @ 0xfffff0ce │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ ldclvs 7, cr6, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - cdpvs 5, 6, cr6, cr12, cr2, {3} │ │ │ │ │ + cmnvs ip, r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a6d8 <__bss_end__@@Base+0x56d028> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a6e0 <__bss_end__@@Base+0x56d030> │ │ │ │ │ + rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - svcmi 0x0055656c │ │ │ │ │ + strbtvc r6, [r3], #-1388 @ 0xfffffa94 │ │ │ │ │ ldclvs 1, cr6, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ cmnvs r9, r1, ror #6 │ │ │ │ │ cmnvs sp, lr, ror #30 │ │ │ │ │ stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a710 <__bss_end__@@Base+0x56d060> │ │ │ │ │ - svcmi 0x00555133 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a718 <__bss_end__@@Base+0x56d068> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stccs 3, cr7, [r5, #-416] @ 0xfffffe60 │ │ │ │ │ - strbpl r5, [pc], #-1361 @ c6a8f4 <__bss_end__@@Base+0x56d244> │ │ │ │ │ + blvs 24c7698 <_edata@@Base+0x274698> │ │ │ │ │ + addeq ip, pc, r5, ror #18 │ │ │ │ │ @ instruction: 0x66727573 │ │ │ │ │ rsbeq r6, r5, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a750 <__bss_end__@@Base+0x56d0a0> │ │ │ │ │ - bpl 213ddd8 <__bss_end__@@Base+0x1a40728> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a758 <__bss_end__@@Base+0x56d0a8> │ │ │ │ │ + eorpl r6, r0, r3, lsr r7 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 26c5a98 <_edata@@Base+0x472a98> │ │ │ │ │ + bvc 26c5aa0 <_edata@@Base+0x472aa0> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - strbpl r4, [pc], #-2900 @ c6a924 <__bss_end__@@Base+0x56d274> │ │ │ │ │ + addeq r4, pc, r4, asr fp @ │ │ │ │ │ ldrbvs r7, [pc, -r9, ror #6] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcpl 0x00726f5f │ │ │ │ │ rsbvc r6, r7, #100, 18 @ 0x190000 │ │ │ │ │ - stclcs 0, cr7, [r8, #-388]! @ 0xfffffe7c │ │ │ │ │ - ldmdaeq r0, {r0, r4, r5, r9, lr}^ │ │ │ │ │ + cmnvs r8, #97 @ 0x61 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a790 <__bss_end__@@Base+0x56d0e0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a798 <__bss_end__@@Base+0x56d0e8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbvs r7, [r6, #-872]! @ 0xfffffc98 │ │ │ │ │ - mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ + cmnvs r9, r8, ror #6 │ │ │ │ │ + stmdbne lr, {r2, r3, r5, r6, r8, sl, lr} │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsbvc r7, r1, #27000832 @ 0x19c0000 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stccs 15, cr0, [r5, #-440] @ 0xfffffe48 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a7d8 <__bss_end__@@Base+0x56d128> │ │ │ │ │ - ldrbvs r6, [r6, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a7e0 <__bss_end__@@Base+0x56d130> │ │ │ │ │ + cmnvs r9, r1, lsr sp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldmdbvc r4!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ mrrcvs 15, 7, r6, pc, cr4 @ │ │ │ │ │ rsbseq r7, r0, r9, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a818 <__bss_end__@@Base+0x56d168> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a820 <__bss_end__@@Base+0x56d170> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a858 <__bss_end__@@Base+0x56d1a8> │ │ │ │ │ - @ instruction: 0x6c616932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ c6a860 <__bss_end__@@Base+0x56d1b0> │ │ │ │ │ + @ instruction: 0x676f4c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbtvc r7, [r9], #-869 @ 0xfffffc9b │ │ │ │ │ - movwvc r5, #58966 @ 0xe656 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ - stclmi 4, cr7, [pc, #-404]! @ c6a8c0 <__bss_end__@@Base+0x56d210> │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ c6a8a8 <__bss_end__@@Base+0x56d1f8> │ │ │ │ │ - rsbeq r6, r7, r2, lsr lr │ │ │ │ │ + rsbeq r7, pc, r5, ror #8 │ │ │ │ │ + mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ + addeq r7, pc, r4, ror r3 @ │ │ │ │ │ ldrne r9, [r4, -r7] │ │ │ │ │ svclt 0x00be04d8 │ │ │ │ │ tstpl r9, #484 @ 0x1e4 │ │ │ │ │ svclt 0x00d03b3b │ │ │ │ │ blt 8dd060 <__bss_end__@@Base+0x1df9b0> │ │ │ │ │ svccc 0x00a9aa41 │ │ │ │ │ bgt 1a03c50 <__bss_end__@@Base+0x13065a0> │ │ │ │ │ @@ -1347709,15 +1347223,15 @@ │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ adcseq r2, r4, r0, lsl r7 │ │ │ │ │ adcseq r1, r4, r0, lsr #7 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ adcseq r0, r8, r8, ror #6 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ @@ -1351557,26 +1351071,26 @@ │ │ │ │ │ adceq r9, lr, r8, lsl r2 │ │ │ │ │ adceq r9, lr, r0, ror #7 │ │ │ │ │ adceq r9, lr, r8, lsr #9 │ │ │ │ │ ldrsbteq fp, [pc], r0 │ │ │ │ │ strdeq r9, [lr], r0 @ │ │ │ │ │ adceq r9, lr, r8, asr r6 │ │ │ │ │ adceq r9, lr, r0, ror r7 │ │ │ │ │ - adcseq sl, ip, r8, lsr ip │ │ │ │ │ + adcseq sl, ip, r0, lsl ip │ │ │ │ │ sbcseq pc, r3, r8, lsr r7 @ │ │ │ │ │ ldrhteq sl, [sp], r0 │ │ │ │ │ ldrhteq sl, [pc], r0 │ │ │ │ │ addeq r3, r0, r0, lsr #27 │ │ │ │ │ sbcseq pc, r3, r0, ror #14 │ │ │ │ │ adceq sl, lr, r8, asr r2 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ addeq r2, r1, r8, asr #22 │ │ │ │ │ adceq sl, lr, r0, ror #9 │ │ │ │ │ adcseq fp, pc, r0, asr #23 │ │ │ │ │ - umlalseq r1, r4, r0, lr │ │ │ │ │ + adcseq r1, r4, r8, ror #28 │ │ │ │ │ smulleq r1, r3, r8, r6 │ │ │ │ │ adcseq r4, pc, r0, lsr r5 @ │ │ │ │ │ sbcseq pc, r3, r8, ror #13 │ │ │ │ │ sbcseq pc, r3, r0, lsl r7 @ │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ strdeq sl, [r9], #-136 @ 0xffffff78 │ │ │ │ │ adcseq r7, r9, r8 │ │ │ │ │ @@ -1351770,15 +1351284,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ cmnvs sp, r3, ror #30 │ │ │ │ │ cmnvs r1, #120, 26 @ 0x1e00 │ │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ │ - b 1f3998 │ │ │ │ │ + b 1f94cc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -1355693,16 +1355207,16 @@ │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ ldrsbteq sl, [pc], r0 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ - umlalseq sl, ip, r0, lr │ │ │ │ │ - adcseq ip, pc, r0, lsr #2 │ │ │ │ │ + ldrhteq sl, [ip], r8 │ │ │ │ │ + adcseq ip, pc, r8, asr #2 │ │ │ │ │ ldrdeq r2, [r0], #120 @ 0x78 │ │ │ │ │ addeq r5, r0, r8, lsr #11 │ │ │ │ │ addeq r2, r1, r0, lsl #6 │ │ │ │ │ adcseq r8, r7, r0, asr r3 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x00811cb0 │ │ │ │ │ umlalseq pc, pc, r8, fp @ │ │ │ │ │ @@ -1355710,15 +1355224,15 @@ │ │ │ │ │ adcseq lr, pc, r8, asr #7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ adcseq r6, pc, r0, asr #29 │ │ │ │ │ ldrsbteq r6, [pc], r8 │ │ │ │ │ ldrshteq r6, [pc], r0 │ │ │ │ │ - sbceq sp, r1, r0, lsr sl │ │ │ │ │ + sbceq sp, r1, r8, lsl #20 │ │ │ │ │ sbceq r8, r0, r8, lsl lr │ │ │ │ │ sbceq r8, r2, r0, lsl #21 │ │ │ │ │ sbceq r2, r2, r0, ror #24 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ sbcseq pc, r3, r8, lsl lr @ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @@ -1355737,15 +1355251,15 @@ │ │ │ │ │ adcseq r8, r7, r8, lsr #29 │ │ │ │ │ sbcseq r2, r4, r8, lsr #1 │ │ │ │ │ sbceq ip, r0, r8, asr #22 │ │ │ │ │ adcseq r9, r7, r0, lsr #32 │ │ │ │ │ adcseq r9, r7, r0, rrx │ │ │ │ │ adcseq r9, r7, r8, lsr #1 │ │ │ │ │ addeq r7, r1, r8, asr r0 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ ldrsbeq r2, [r4], #0 │ │ │ │ │ ldrsheq r2, [r4], #8 │ │ │ │ │ adcseq r9, r7, r8, lsr #5 │ │ │ │ │ @ instruction: 0x008027b0 │ │ │ │ │ adcseq r9, r7, r8, asr #6 │ │ │ │ │ umlalseq r9, r7, r0, r3 │ │ │ │ │ adcseq r9, r7, r0, ror #7 │ │ │ │ │ @@ -1355771,15 +1355285,15 @@ │ │ │ │ │ adcseq r9, r7, r0, lsr fp │ │ │ │ │ adcseq r9, r7, r0, ror fp │ │ │ │ │ sbcseq pc, r3, r0, asr #28 │ │ │ │ │ sbcseq r2, r4, r0, lsr #2 │ │ │ │ │ adcseq r8, pc, r8, lsr #31 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq r7, pc, r8, rrx │ │ │ │ │ - ldrhteq lr, [pc], r8 │ │ │ │ │ + adcseq lr, pc, r0, asr #28 │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ adcseq r7, pc, r0, lsl r1 @ │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ adcseq r6, pc, r8, asr sp @ │ │ │ │ │ sbceq r2, r7, r5, lsl #6 │ │ │ │ │ sbceq r2, r7, r9, lsr #5 │ │ │ │ │ smulleq r2, r7, sp, r1 │ │ │ │ │ @@ -1357785,15 +1357299,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [fp], r0 │ │ │ │ │ rscseq sp, r9, r8, asr #8 │ │ │ │ │ adcseq sp, fp, r0, asr pc │ │ │ │ │ adcseq sp, fp, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, lsr fp │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ blhi eb0b5c <__bss_end__@@Base+0x7b34ac> │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b0f8cc │ │ │ │ │ ldrbne pc, [r8], -r3, asr #12 @ │ │ │ │ │ strbeq pc, [sl], -r0, asr #5 @ │ │ │ │ │ @@ -1358629,15 +1358143,15 @@ │ │ │ │ │ sbceq lr, r2, r0, ror fp │ │ │ │ │ sbceq lr, r2, r8, lsr #21 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ adcseq sl, ip, r8, lsr #31 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ sbceq lr, r2, r0, lsl #21 │ │ │ │ │ sbceq lr, r2, r0, lsr #22 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ adcseq r8, pc, r8, ror #8 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ @@ -1358693,15 +1358207,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ rsbvc r2, sp, #396 @ 0x18c │ │ │ │ │ cmnvs r1, #6592 @ 0x19c0 │ │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ │ - b 1fa5dc │ │ │ │ │ + b 200128 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -1358711,17 +1358225,17 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ bvc 2902294 <_edata@@Base+0x6af294> │ │ │ │ │ cdpcs 1, 6, cr6, cr3, cr13, {3} │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 1fa624 │ │ │ │ │ + b 200174 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 1fa628 │ │ │ │ │ + b 200168 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -1362418,37 +1361932,37 @@ │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x632f6c63 │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ rsbeq r2, pc, lr, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - b 1fe984 │ │ │ │ │ + b 2054c8 │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1fe990 │ │ │ │ │ + b 2054d4 │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1fe9c4 │ │ │ │ │ + b 20552c │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1fe9d0 │ │ │ │ │ + b 20553c │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1fe9c4 │ │ │ │ │ + b 205520 │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1fe9d8 │ │ │ │ │ + b 20553c │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1febb0 │ │ │ │ │ + b 205794 │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1fea08 │ │ │ │ │ + b 205590 │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1fe9ec │ │ │ │ │ + b 20554c │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1feb40 │ │ │ │ │ + b 20572c │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1feb60 │ │ │ │ │ + b 20574c │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ - b 1feb58 │ │ │ │ │ + b 205744 │ │ │ │ │ smullseq sl, pc, r8, r8 @ │ │ │ │ │ eorcs r7, r0, r0, lsr #22 │ │ │ │ │ sbceq r7, sl, r8, lsr #4 │ │ │ │ │ stccs 12, cr2, [ip], #-504 @ 0xfffffe08 │ │ │ │ │ strcs r2, [ip, -ip, lsr #24]! │ │ │ │ │ @ instruction: 0x01206765 │ │ │ │ │ teqeq lr, r9, ror #21 │ │ │ │ │ @@ -1366485,15 +1365999,15 @@ │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ svccs 0x006c6163 │ │ │ │ │ strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ bvc 1856c1c <__bss_end__@@Base+0x115956c> │ │ │ │ │ blvs 26d9c60 <_edata@@Base+0x486c60> │ │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ │ ldrbpl r2, [r3], #-3440 @ 0xfffff290 │ │ │ │ │ - b 2020c8 │ │ │ │ │ + b 207efc │ │ │ │ │ smullseq r5, r0, r0, r3 │ │ │ │ │ eorseq r5, r2, r5, asr #16 │ │ │ │ │ sbcseq r5, r0, r8, lsl #9 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ @@ -1368093,17 +1367607,17 @@ │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x732f6c63 │ │ │ │ │ stclcs 6, cr6, [r5, #-388]! @ 0xfffffe7c │ │ │ │ │ strbvc r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ svcvs 0x00697372 │ │ │ │ │ rsbeq r2, pc, lr, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 203908 │ │ │ │ │ + b 209460 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 203910 │ │ │ │ │ + b 209464 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andle r0, r0, r3, lsr #32 │ │ │ │ │ ldrsbteq pc, [r8], r0 @ │ │ │ │ │ adcseq pc, r8, r8, asr #17 │ │ │ │ │ adcseq pc, r8, r0, asr #17 │ │ │ │ │ ldrhteq pc, [r8], r8 @ │ │ │ │ │ ldrhteq pc, [r8], r0 @ │ │ │ │ │ @@ -1368376,15 +1367890,15 @@ │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ umullseq r1, fp, r8, r6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq ip, fp, r8, lsr #26 │ │ │ │ │ adcseq ip, r2, r8, lsl #26 │ │ │ │ │ andeq r2, r0, r8, lsr #32 │ │ │ │ │ - rsbseq r4, sp, r8, asr lr │ │ │ │ │ + sbcseq r1, r2, r0, lsr r8 │ │ │ │ │ bvs 251b924 <_edata@@Base+0x2c8924> │ │ │ │ │ rsbvc r7, sp, r4, ror #10 │ │ │ │ │ ldmdbmi r0, {r1, r3, r8, sl, sp}^ │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ eorseq r1, r6, #-2147483627 @ 0x80000015 │ │ │ │ │ svceq 0x00080000 │ │ │ │ │ @@ -1370500,15 +1370014,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, ip, r0, ror sl │ │ │ │ │ rscseq r3, sl, r8, lsl #20 │ │ │ │ │ adcseq r4, ip, r8, ror #4 │ │ │ │ │ adcseq r3, ip, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r8, lsr #26 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff7d8f9c <_edata@@Base+0xfd585f9c> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r2, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ teqeq r0, #64, 12 @ 0x4000000 @ │ │ │ │ │ movteq pc, #41664 @ 0xa2c0 @ │ │ │ │ │ mulle r5, sl, r2 │ │ │ │ │ @@ -1371111,15 +1370625,15 @@ │ │ │ │ │ @ instruction: 0xf0004801 │ │ │ │ │ svclt 0x0000b881 │ │ │ │ │ sbceq r2, r8, ip, lsl #14 │ │ │ │ │ sbceq r2, r8, r1, ror #11 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ addeq ip, r0, r0, asr #28 │ │ │ │ │ addeq ip, r0, r0, ror #24 │ │ │ │ │ umulleq r7, r1, r8, r1 │ │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ │ @@ -1371127,30 +1370641,30 @@ │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ ldrdeq r3, [r0], r8 │ │ │ │ │ adcseq fp, r7, r8, lsl r4 │ │ │ │ │ adcseq fp, r7, r0, asr #9 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ adcseq fp, r7, r0, asr #15 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ addeq r1, r1, r0, asr sp │ │ │ │ │ addeq r1, r1, r0, ror #24 │ │ │ │ │ strdeq r1, [r1], r0 │ │ │ │ │ @ instruction: 0x00811cb0 │ │ │ │ │ sbceq r2, r0, r8, asr pc │ │ │ │ │ adcseq sl, pc, r0, lsr pc @ │ │ │ │ │ - sbceq lr, r0, r8 │ │ │ │ │ - ldrdeq r0, [r0], #160 @ 0xa0 │ │ │ │ │ + ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ + strdeq r0, [r0], #168 @ 0xa8 │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ sbceq r4, r2, r0, lsr sl │ │ │ │ │ umlalseq sl, sp, r0, lr │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ sbceq r2, r8, sp, asr #11 │ │ │ │ │ strdeq r2, [r8], #81 @ 0x51 │ │ │ │ │ ldclpl 2, cr15, [r9], #-256 @ 0xffffff00 │ │ │ │ │ @@ -1371194,15 +1370708,15 @@ │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ svccs 0x006c6163 │ │ │ │ │ strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ strtvs r6, [pc], #-869 @ c82860 <__bss_end__@@Base+0x5851b0> │ │ │ │ │ ldcvs 2, cr6, [r0, #-228]! @ 0xffffff1c │ │ │ │ │ stmdbvs ip!, {r4, r5, r6, r9, sl, fp, sp}^ │ │ │ │ │ @ instruction: 0x732f7073 │ │ │ │ │ - b 206a68 │ │ │ │ │ + b 20c800 │ │ │ │ │ sbceq fp, r8, r0, ror ip │ │ │ │ │ strbpl r4, [r1], #-3155 @ 0xfffff3ad │ │ │ │ │ sbceq r4, r8, r5, asr #6 │ │ │ │ │ movtpl r4, #5672 @ 0x1628 │ │ │ │ │ subspl r2, r7, #84, 26 @ 0x1500 │ │ │ │ │ subpl r5, r5, #1224736768 @ 0x49000000 │ │ │ │ │ strbpl r4, [r5], #-3373 @ 0xfffff2d3 │ │ │ │ │ @@ -1371807,17 +1371321,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc, #-396]! @ c83084 <__bss_end__@@Base+0x5859d4> │ │ │ │ │ cmnvs r9, r8, ror #2 │ │ │ │ │ rsbeq r2, pc, r4, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 207334 │ │ │ │ │ + b 20ce98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 20733c │ │ │ │ │ + b 20ce98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ adceq r0, pc, r0, lsr r0 @ │ │ │ │ │ adceq r0, pc, r8, lsr #32 │ │ │ │ │ adceq r0, pc, r0, lsr #32 │ │ │ │ │ adceq r0, pc, r0, lsl r0 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1372481,15 +1371995,15 @@ │ │ │ │ │ stmialt r2, {ip, sp, lr, pc}^ │ │ │ │ │ sbcseq r9, r5, r8, asr #1 │ │ │ │ │ sbcseq r9, r5, r0, ror #1 │ │ │ │ │ ldrsbeq r8, [r5], #232 @ 0xe8 │ │ │ │ │ ldrsheq r8, [r5], #224 @ 0xe0 │ │ │ │ │ sbcseq r8, r5, r8, lsl #30 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ - sbceq sl, r0, r0, ror #29 │ │ │ │ │ + strheq sl, [r0], #232 @ 0xe8 │ │ │ │ │ sbcseq r9, r5, r0, lsl r1 │ │ │ │ │ sbcseq r9, r5, r8, lsr #2 │ │ │ │ │ sbcseq r9, r5, r0, asr #2 │ │ │ │ │ sbcseq r9, r5, r8, asr r1 │ │ │ │ │ sbcseq r8, r5, r0, asr pc │ │ │ │ │ adcseq r0, r4, r0, ror r6 │ │ │ │ │ adcseq r0, r4, r8, lsl r4 │ │ │ │ │ @@ -1373163,17 +1372677,17 @@ │ │ │ │ │ adceq r2, r5, r8, asr r4 │ │ │ │ │ strbpl r4, [pc], #-548 @ c84738 <__bss_end__@@Base+0x587088> │ │ │ │ │ addseq r0, r4, r8, asr #8 │ │ │ │ │ ldrtcc r3, [r1], #-583 @ 0xfffffdb9 │ │ │ │ │ addseq r3, r4, r5, lsr r2 │ │ │ │ │ andeq r5, r0, lr, ror r3 │ │ │ │ │ @ instruction: 0x009404d8 │ │ │ │ │ - b 208964 │ │ │ │ │ + b 20e750 │ │ │ │ │ ldrheq r4, [r3], #144 @ 0x90 │ │ │ │ │ - b 20896c │ │ │ │ │ + b 20e75c │ │ │ │ │ ldrheq r4, [r3], #144 @ 0x90 │ │ │ │ │ subspl r5, r4, r2, asr r4 │ │ │ │ │ addseq pc, r3, r9, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ @@ -1378122,15 +1377636,15 @@ │ │ │ │ │ sbceq r5, r2, r0, asr r8 │ │ │ │ │ ldrsbteq ip, [pc], r0 │ │ │ │ │ addeq r1, r1, r0, ror #24 │ │ │ │ │ adcseq sl, pc, r8, lsl #20 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ addeq ip, r0, r0, asr sp │ │ │ │ │ addeq r1, r1, r0, asr sp │ │ │ │ │ - adcseq r9, pc, r8, lsr #31 │ │ │ │ │ + ldrsbteq r9, [pc], r0 │ │ │ │ │ strdeq r1, [r1], r0 │ │ │ │ │ addeq r1, r1, r8, lsr ip │ │ │ │ │ addeq r1, r1, r8, lsl #25 │ │ │ │ │ adcseq r9, sl, r0, asr #28 │ │ │ │ │ addeq r7, r0, r0, ror #24 │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ @@ -1378177,23 +1377691,23 @@ │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ adceq r1, pc, r0, ror fp @ │ │ │ │ │ adceq r1, pc, r0, lsr ip @ │ │ │ │ │ adcseq r9, pc, r8, lsl r4 @ │ │ │ │ │ sbceq r3, r0, r0, lsr #2 │ │ │ │ │ sbceq r2, r0, r8, lsl r9 │ │ │ │ │ sbceq r0, r0, r8, lsl #30 │ │ │ │ │ - adcseq r9, pc, r8, asr #12 │ │ │ │ │ + adcseq r9, pc, r0, ror r6 @ │ │ │ │ │ umlalseq fp, pc, r0, lr @ │ │ │ │ │ adcseq sl, sp, r8, lsr #11 │ │ │ │ │ ldrshteq sl, [sp], r8 │ │ │ │ │ - adcseq r9, pc, r0, ror fp @ │ │ │ │ │ + umlalseq r9, pc, r8, fp @ │ │ │ │ │ adcseq r8, pc, r8, asr #7 │ │ │ │ │ adceq r2, pc, r0, asr r1 @ │ │ │ │ │ adcseq sl, ip, r8, lsl lr │ │ │ │ │ - adcseq r9, sl, r8, ror r8 │ │ │ │ │ + adcseq r9, sl, r8, asr #17 │ │ │ │ │ ldrheq r2, [r4], #112 @ 0x70 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ @ instruction: 0x00815eb8 │ │ │ │ │ adcseq r9, sl, r0, lsr #17 │ │ │ │ │ adceq r2, pc, r0, lsr r6 @ │ │ │ │ │ addeq r7, r1, r0, ror #9 │ │ │ │ │ @@ -1378238,18 +1377752,18 @@ │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ sbceq r2, r3, r0, lsl r7 │ │ │ │ │ adcseq sl, ip, r0, ror r6 │ │ │ │ │ ldrshteq r8, [pc], r8 │ │ │ │ │ sbceq r2, r0, r8, lsl #25 │ │ │ │ │ strheq sl, [r3], #232 @ 0xe8 │ │ │ │ │ adcseq r9, fp, r0, lsr #12 │ │ │ │ │ - ldrdeq r3, [r2], #40 @ 0x28 │ │ │ │ │ - adcseq ip, pc, r0, ror fp @ │ │ │ │ │ + sbceq r3, r2, r0, lsl #6 │ │ │ │ │ + adcseq ip, pc, r0, asr #23 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ - adcseq r9, pc, r0, asr #3 │ │ │ │ │ + umlalseq r9, pc, r8, r1 @ │ │ │ │ │ adcseq r0, r7, r8, lsr #2 │ │ │ │ │ adcseq r0, r7, r8, ror #6 │ │ │ │ │ strdeq r8, [r2], #8 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ ldclpl 2, cr15, [r9], #-256 @ 0xffffff00 │ │ │ │ │ stceq 2, cr15, [r6], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ @@ -1380859,17 +1380373,17 @@ │ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ svcvs 0x002f6c63 │ │ │ │ │ stclvs 4, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ vnmulcs.f32 s15, s10, s19 │ │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ │ - b 2100b4 │ │ │ │ │ + b 215c24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2100bc │ │ │ │ │ + b 215c2c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eorcc r2, r3, r8, lsr #16 │ │ │ │ │ @ instruction: 0x23282529 │ │ │ │ │ eoreq r2, r9, r1, lsr r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff7e31bc <_edata@@Base+0xfd5901bc> │ │ │ │ │ @@ -1382790,15 +1382304,15 @@ │ │ │ │ │ ldmdbcc r7!, {r0, r1, r2, r6, r8, ip, sp} │ │ │ │ │ addeq r3, pc, r6, lsr r2 @ │ │ │ │ │ ldmdbcc r7!, {r0, r1, r2, r6, r8, ip, sp} │ │ │ │ │ addeq r3, pc, r6, lsr r3 @ │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ @ instruction: 0x37313253 │ │ │ │ │ - @ instruction: 0xf7df3937 │ │ │ │ │ + @ instruction: 0xb6e03937 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -1382996,15 +1382510,15 @@ │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ cmnvs r9, #2046820352 @ 0x7a000000 │ │ │ │ │ @ instruction: 0x667e2073 │ │ │ │ │ svccs 0x006c257e │ │ │ │ │ ldrbvs r6, [r3, #-3701]! @ 0xfffff18b │ │ │ │ │ ldrbtvc r2, [sl], #-116 @ 0xffffff8c │ │ │ │ │ cdpvc 3, 7, cr6, cr3, cr9, {3} │ │ │ │ │ - @ instruction: 0xf7df4925 │ │ │ │ │ + strbtlt r5, [r0], r5, lsr #18 │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ strbmi r4, [r1, -r9, asr #26] │ │ │ │ │ ldrbpl r4, [r2], #-336 @ 0xfffffeb0 │ │ │ │ │ @@ -1383049,15 +1382563,15 @@ │ │ │ │ │ rsbseq r3, r7, r5, lsr r2 │ │ │ │ │ eorscc r3, r8, r7, asr #2 │ │ │ │ │ rsbseq r3, r7, r5, lsr r3 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ ldmdbcc r1!, {r0, r1, r4, r6, r9, ip, sp} │ │ │ │ │ andle r3, r0, r5, lsr r3 │ │ │ │ │ - b 21262c │ │ │ │ │ + b 218970 │ │ │ │ │ rsbseq r3, r7, r0, ror #19 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ cdpvs 12, 2, cr6, cr15, cr3, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ @@ -1384421,15 +1383935,15 @@ │ │ │ │ │ adceq sl, lr, r8, ror #14 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq r4, r0, r8, lsr r7 │ │ │ │ │ sbceq fp, r2, r8, lsr #1 │ │ │ │ │ sbceq r2, r0, r0, lsr r0 │ │ │ │ │ sbceq r8, r2, r0, asr sp │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ adceq fp, lr, r0, ror sl │ │ │ │ │ strdeq fp, [lr], r0 @ │ │ │ │ │ adceq sp, lr, r8, asr #2 │ │ │ │ │ strhteq sp, [lr], r0 │ │ │ │ │ adceq sp, lr, r8, lsl #11 │ │ │ │ │ adceq sp, lr, r8, ror #13 │ │ │ │ │ adceq sp, lr, r8, asr #14 │ │ │ │ │ @@ -1388891,15 +1388405,15 @@ │ │ │ │ │ @ instruction: 0xf930f000 │ │ │ │ │ str r4, [sp, r1, lsl #13]! │ │ │ │ │ andpl pc, ip, r3, asr #12 │ │ │ │ │ sbceq pc, r9, r0, asr #5 │ │ │ │ │ ldmdblt r8, {ip, sp, lr, pc}^ │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r8, lsl #15 │ │ │ │ │ - sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r1, r0, lsr #7 │ │ │ │ │ tsteq r3, r8, ror ip │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r7, r3, r8, asr #2 │ │ │ │ │ sbceq r9, r3, r8, lsr #6 │ │ │ │ │ sbceq r9, r3, r0, asr r3 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ ldrdeq sl, [r1], r0 │ │ │ │ │ @@ -1388948,15 +1388462,15 @@ │ │ │ │ │ tsteq r3, r0, lsl #17 │ │ │ │ │ sbcseq r2, r4, r0, ror #14 │ │ │ │ │ sbceq r1, r3, r0, ror r1 │ │ │ │ │ sbceq lr, r1, r0, ror #24 │ │ │ │ │ @ instruction: 0x01133998 │ │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r3, r8, lsl #23 │ │ │ │ │ sbceq r1, r2, r8, ror sp │ │ │ │ │ @ instruction: 0x01133bf8 │ │ │ │ │ sbceq ip, r2, r8, asr pc │ │ │ │ │ tsteq r0, r8, lsr #21 │ │ │ │ │ tsteq r3, r8, lsr sp │ │ │ │ │ tsteq r3, r0, ror sp │ │ │ │ │ @@ -1389460,15 +1388974,15 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ @ instruction: 0x676f6c7a │ │ │ │ │ beq cb02b0 <__bss_end__@@Base+0x5b2c00> │ │ │ │ │ bne cafbc8 <__bss_end__@@Base+0x5b2518> │ │ │ │ │ - b 218828 │ │ │ │ │ + b 21e648 │ │ │ │ │ sbcseq r5, r0, r8, lsr r1 │ │ │ │ │ eorscs r4, sl, lr, ror sp │ │ │ │ │ stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00632074 │ │ │ │ │ stmdbvs r1!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ strtvc r7, [r0], -lr, ror #6 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ @@ -1391205,19 +1390719,19 @@ │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ adcseq r9, r9, r0, asr r8 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ sbceq r7, r0, r8, ror #3 │ │ │ │ │ adcseq r1, r3, r8, ror #1 │ │ │ │ │ ldrhteq r3, [r8], r0 │ │ │ │ │ sbceq r1, r3, r0, lsl #6 │ │ │ │ │ - ldrhteq fp, [pc], r8 │ │ │ │ │ - adcseq sp, pc, r0, asr #23 │ │ │ │ │ + adcseq fp, pc, r8, lsl #30 │ │ │ │ │ + adcseq sp, pc, r8, ror #23 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ - ldrshteq r9, [sl], r8 │ │ │ │ │ + adcseq r9, sl, r0, lsr #22 │ │ │ │ │ adcseq r3, r8, r0, lsr r8 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ adcseq r3, r8, r0, ror #17 │ │ │ │ │ adcseq r3, r8, r0, lsr #18 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ umlalseq r3, r8, r0, r9 │ │ │ │ │ adcseq r3, r8, r8, asr #19 │ │ │ │ │ @@ -1391541,19 +1391055,19 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x732f6c63 │ │ │ │ │ svcvs 0x00636d75 │ │ │ │ │ rsbeq r2, pc, lr, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 21a7ac │ │ │ │ │ + b 220338 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 21a7b0 │ │ │ │ │ + b 220330 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 21a7b8 │ │ │ │ │ + b 220330 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff7ed8a4 <_edata@@Base+0xfd59a8a4> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, , q8 │ │ │ │ │ vmov.i32 d17, #67108864 @ 0x04000000 │ │ │ │ │ @ instruction: 0xf6480652 │ │ │ │ │ @@ -1393735,19 +1393249,19 @@ │ │ │ │ │ rsbcs r6, r3, r4, ror r5 │ │ │ │ │ ldrbtvc r6, [r5], #-3954 @ 0xfffff08e │ │ │ │ │ cmnvc r5, #1680 @ 0x690 │ │ │ │ │ rsbvc r7, r8, #32, 8 @ 0x20000000 │ │ │ │ │ @ instruction: 0x6120776f │ │ │ │ │ rsbvc r2, r5, #110 @ 0x6e │ │ │ │ │ mrccs 15, 3, r6, cr2, cr2, {3} │ │ │ │ │ - b 21cb40 │ │ │ │ │ + b 222a30 │ │ │ │ │ sbceq r3, fp, r0, lsr #12 │ │ │ │ │ - b 21cb44 │ │ │ │ │ + b 222a2c │ │ │ │ │ sbceq r3, fp, r0, lsr #12 │ │ │ │ │ - b 21cb50 │ │ │ │ │ + b 222a3c │ │ │ │ │ sbceq r3, fp, r0, lsr #12 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff7efaec <_edata@@Base+0xfd59caec> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, , q12 │ │ │ │ │ vrsra.s64 , q4, #64 │ │ │ │ │ @ instruction: 0xf8d303c9 │ │ │ │ │ @@ -1394588,23 +1394102,23 @@ │ │ │ │ │ adcseq pc, pc, r8, asr #12 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ adceq r8, pc, r8, lsl #9 │ │ │ │ │ smulleq r8, r0, r0, lr │ │ │ │ │ adcseq r7, r9, r0, ror #28 │ │ │ │ │ adceq r9, lr, r8, asr #20 │ │ │ │ │ adceq r9, lr, r8, asr #21 │ │ │ │ │ - adcseq lr, pc, r8, asr sl @ │ │ │ │ │ + adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ smullseq fp, r3, r8, fp │ │ │ │ │ sbcseq r2, r4, r8, ror #28 │ │ │ │ │ sbceq fp, r0, r0, ror #24 │ │ │ │ │ ldrshteq fp, [pc], r0 │ │ │ │ │ sbceq ip, r0, r8, asr r5 │ │ │ │ │ ldrhteq r8, [r9], r8 │ │ │ │ │ sbceq sl, r2, r8, lsr r2 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ strheq r8, [r0], #192 @ 0xc0 │ │ │ │ │ sbceq r5, r0, r8, lsr #11 │ │ │ │ │ adcseq r8, r9, r8, ror #6 │ │ │ │ │ sbcseq r2, r4, r8, ror sp │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ @@ -1396278,22 +1395792,22 @@ │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ @ instruction: 0x008157b0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ │ sbceq sp, r2, r8, asr #2 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ strdeq r1, [r0], #168 @ 0xa8 │ │ │ │ │ - sbceq pc, r0, r0, lsr #2 │ │ │ │ │ + sbceq pc, r0, r8, asr #2 │ │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ addeq r7, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x011a86d8 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ - strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r1, r0, r0, lsr #7 │ │ │ │ │ addeq r7, r1, r8, asr #12 │ │ │ │ │ adcseq r9, sl, r0, asr r8 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ addeq ip, r0, r8, lsr #26 │ │ │ │ │ @@ -1396747,15 +1396261,15 @@ │ │ │ │ │ subeq r4, sp, r5, asr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ ldrdeq r3, [r2], #240 @ 0xf0 @ │ │ │ │ │ ldrbpl r4, [r0, #-3657] @ 0xfffff1b7 │ │ │ │ │ stmdbmi r6, {r2, r4, r6, r8, sl, fp, sp}^ │ │ │ │ │ andeq r4, r0, ip, asr #10 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ vstrcs.16 s9, [lr, #-132] @ 0xffffff7c @ │ │ │ │ │ strbmi r4, [ip, #-2374] @ 0xfffff6ba │ │ │ │ │ mcrmi 2, 2, r5, cr1, cr4, {2} │ │ │ │ │ strbpl r4, [r1], #-3155 @ 0xfffff3ad │ │ │ │ │ stclcs 15, cr4, [lr, #-292] @ 0xfffffedc │ │ │ │ │ subspl r5, r4, pc, asr #10 │ │ │ │ │ @ instruction: 0x462d5455 │ │ │ │ │ @@ -1399133,15 +1398647,15 @@ │ │ │ │ │ addeq sl, r0, r0, lsl ip │ │ │ │ │ addeq sl, r0, r8, lsr ip │ │ │ │ │ addeq sl, r0, r0, ror #24 │ │ │ │ │ adcseq sl, r7, r8, lsr #27 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ sbcseq lr, r3, r0, ror sp │ │ │ │ │ @ instruction: 0x008074b8 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ adcseq r5, r8, r0, asr #16 │ │ │ │ │ adcseq r5, r8, r8, ror r8 │ │ │ │ │ adcseq r5, r8, r0, lsr #18 │ │ │ │ │ sbcseq r2, r4, r0, lsr #27 │ │ │ │ │ sbceq r9, r3, r8, lsl #25 │ │ │ │ │ smullseq r2, r4, r0, lr │ │ │ │ │ @@ -1399880,15 +1399394,15 @@ │ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc, #-396]! @ c9e754 <__bss_end__@@Base+0x5a10a4> │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ rsbeq r2, pc, r2, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 222a18 │ │ │ │ │ + b 2285a8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stclvs 0, cr2, [r6], #-388 @ 0xfffffe7c │ │ │ │ │ strvc r6, [r0, -r1, ror #14]! │ │ │ │ │ stmdavs r3!, {r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr0, {1} │ │ │ │ │ stclvs 2, cr7, [pc], #-464 @ c9e738 <__bss_end__@@Base+0x5a1088> │ │ │ │ │ ldmdavs r7!, {r0, r1, r4, r5, r6, sp}^ │ │ │ │ │ @@ -1403160,15 +1402674,15 @@ │ │ │ │ │ ldrshteq r0, [r4], r8 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ addeq r5, r0, r8, ror #23 │ │ │ │ │ addeq r5, r2, r8, ror r3 │ │ │ │ │ @ instruction: 0x008252b0 │ │ │ │ │ ldrdeq r4, [r0], #40 @ 0x28 │ │ │ │ │ - sbceq sl, r0, r0, ror #29 │ │ │ │ │ + strheq sl, [r0], #232 @ 0xe8 │ │ │ │ │ sbcseq ip, r5, r0, lsr r5 │ │ │ │ │ sbcseq ip, r5, r8, asr #10 │ │ │ │ │ sbcseq ip, r5, r0, ror #10 │ │ │ │ │ sbcseq ip, r5, r8, ror r5 │ │ │ │ │ ldrheq r9, [r5], #96 @ 0x60 │ │ │ │ │ smullseq ip, r5, r0, r5 │ │ │ │ │ sbcseq r9, r5, r8, asr #13 │ │ │ │ │ @@ -1403318,15 +1402832,15 @@ │ │ │ │ │ strvc r2, [r9, #-3630]! @ 0xfffff1d2 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ ldrcc r3, [r1, #-595]! @ 0xfffffdad │ │ │ │ │ strtvs r3, [pc], #-54 @ ca1eac <__bss_end__@@Base+0x5a47fc> │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ rsbseq sl, pc, r8, lsr #18 │ │ │ │ │ - b 2260c8 │ │ │ │ │ + b 22beb0 │ │ │ │ │ sbceq r4, r8, r8, asr #14 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ bl ff7f90c4 <_edata@@Base+0xfd5a60c4> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r2, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ teqeq r0, #64, 12 @ 0x4000000 @ │ │ │ │ │ movteq pc, #41664 @ 0xa2c0 @ │ │ │ │ │ @@ -1404774,15 +1404288,15 @@ │ │ │ │ │ movwls r9, #51981 @ 0xcb0d │ │ │ │ │ bllt ffc2155c <_edata@@Base+0xfd9ce55c> │ │ │ │ │ @ instruction: 0xf0004801 │ │ │ │ │ svclt 0x0000b975 │ │ │ │ │ sbceq r3, sl, ip, ror #10 │ │ │ │ │ sbceq r2, sl, r1, asr sl │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ - adcseq sl, ip, r8, lsr ip │ │ │ │ │ + adcseq sl, ip, r0, lsl ip │ │ │ │ │ sbcseq r4, r4, r8, lsr ip │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ ldrhteq sl, [sp], r0 │ │ │ │ │ ldrhteq sl, [pc], r0 │ │ │ │ │ umlalseq sp, r8, r8, r1 │ │ │ │ │ adcseq sp, r8, r0, lsr #5 │ │ │ │ │ sbcseq r0, r4, r0, ror r4 │ │ │ │ │ @@ -1404826,20 +1404340,20 @@ │ │ │ │ │ sbcseq r0, r4, r8, lsl r5 │ │ │ │ │ strdeq lr, [r2], #208 @ 0xd0 │ │ │ │ │ strdeq r1, [r1], r8 │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ addeq r1, r1, r0, asr #18 │ │ │ │ │ addeq r1, r1, r8, ror #18 │ │ │ │ │ adcseq sp, r8, r0, lsr #28 │ │ │ │ │ - umlalseq r1, r4, r0, lr │ │ │ │ │ + adcseq r1, r4, r8, ror #28 │ │ │ │ │ adcseq r3, r3, r8, ror #1 │ │ │ │ │ sbcseq r4, r4, r0, ror #24 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ sbceq fp, r2, r8, lsl #15 │ │ │ │ │ - ldrsbteq lr, [r3], r0 │ │ │ │ │ + adcseq lr, r3, r8, lsr #21 │ │ │ │ │ smulleq r1, r3, r8, r6 │ │ │ │ │ sbceq r7, r3, r8, lsr r7 │ │ │ │ │ ldrsheq r0, [r4], #32 │ │ │ │ │ strdeq r2, [sl], #17 │ │ │ │ │ sbceq r2, sl, r1, rrx │ │ │ │ │ sbceq r2, sl, r9, lsr r0 │ │ │ │ │ sbceq r2, sl, sp, asr #32 │ │ │ │ │ @@ -1408157,15 +1407671,15 @@ │ │ │ │ │ @ instruction: 0x53202958 │ │ │ │ │ ldclmi 0, cr2, [r3, #-316] @ 0xfffffec4 │ │ │ │ │ subcs r4, ip, r1, asr #24 │ │ │ │ │ strpl r3, [r0, #-330]! @ 0xfffffeb6 │ │ │ │ │ subpl r4, r5, #1308622848 @ 0x4e000000 │ │ │ │ │ strbpl r4, [pc, -r6, asr #24] │ │ │ │ │ strbvc r2, [sp, #-3923]! @ 0xfffff0ad │ │ │ │ │ - b 22ac58 │ │ │ │ │ + b 230a0c │ │ │ │ │ ldrhteq lr, [lr], #-248 @ 0xffffff08 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc, #-396]! @ ca68dc <__bss_end__@@Base+0x5a922c> │ │ │ │ │ stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ rsbeq r2, pc, r3, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1408591,17 +1408105,17 @@ │ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc, #-396]! @ ca6f84 <__bss_end__@@Base+0x5a98d4> │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ rsbeq r2, pc, r4, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 22b250 │ │ │ │ │ + b 230df8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 22b254 │ │ │ │ │ + b 230df4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xf7ad364a │ │ │ │ │ svccc 0x00d23820 │ │ │ │ │ strlt lr, [r6], r7, ror #31 │ │ │ │ │ svccc 0x0064bb53 │ │ │ │ │ @ instruction: 0x83b189eb │ │ │ │ │ svclt 0x0009592c │ │ │ │ │ @@ -1409644,15 +1409158,15 @@ │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ rsbcs r6, r7, ip, ror #30 │ │ │ │ │ eoreq r7, r5, r9, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ rsbvs r6, r1, #120, 24 @ 0x7800 │ │ │ │ │ cdpvc 12, 2, cr6, cr0, cr5, {3} │ │ │ │ │ - @ instruction: 0xf7257e73 │ │ │ │ │ + @ instruction: 0xb6257e73 │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ rsbvs r6, r1, #30976 @ 0x7900 │ │ │ │ │ cdpvc 12, 2, cr6, cr0, cr5, {3} │ │ │ │ │ stmdbcs r5!, {r0, r1, r4, r5, r6, r9, sl, fp, ip, sp, lr} │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ rsbvs r6, r1, #31232 @ 0x7a00 │ │ │ │ │ cdpvc 12, 2, cr6, cr0, cr5, {3} │ │ │ │ │ @@ -1411081,17 +1410595,17 @@ │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc, #-396]! @ ca966c <__bss_end__@@Base+0x5abfbc> │ │ │ │ │ ldmdbvc r3!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ smcmi 62179 @ 0xf2e3 │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ - b 22dc9c │ │ │ │ │ + b 234044 │ │ │ │ │ rsbseq r4, sp, r8, asr lr │ │ │ │ │ - b 22dca8 │ │ │ │ │ + b 234054 │ │ │ │ │ rsbseq r4, sp, r8, asr lr │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ adcseq sp, sl, r8, lsr #18 │ │ │ │ │ adcseq sp, sl, r8, lsl #18 │ │ │ │ │ adcseq sp, sl, r0, lsl #18 │ │ │ │ │ adcseq sp, sl, r8, asr #16 │ │ │ │ │ subpl r4, r5, #268 @ 0x10c │ │ │ │ │ @@ -1411410,15 +1410924,15 @@ │ │ │ │ │ strbvc r6, [r1, #-1637]! @ 0xfffff99b │ │ │ │ │ cdpvc 4, 2, cr7, cr14, cr12, {3} │ │ │ │ │ svceq 0x00617e25 │ │ │ │ │ strbmi r2, [sp], -r6, lsl #24 │ │ │ │ │ svcmi 0x0052502a │ │ │ │ │ ldclcs 0, cr5, [r4, #-308] @ 0xfffffecc │ │ │ │ │ @ instruction: 0x46455250 │ │ │ │ │ - @ instruction: 0xf72a5849 │ │ │ │ │ + strtlt r5, [sl], -r9, asr #16 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -1417498,39 +1417012,39 @@ │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ sbcseq r0, r4, r0, asr r3 │ │ │ │ │ sbcseq r0, r4, r0, lsl #7 │ │ │ │ │ adcseq r8, r7, r0, ror sp │ │ │ │ │ ldrhteq r8, [r7], r0 │ │ │ │ │ adcseq r9, r3, r8, lsr #1 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbcseq r4, r4, r8, asr #27 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ sbceq fp, r2, r0, asr #8 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ adcseq r9, r7, r0, lsr r8 │ │ │ │ │ ldrhteq r1, [r4], r0 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbcseq r4, r4, r8, ror #23 │ │ │ │ │ sbceq r5, r0, r8, lsr #11 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ sbceq r9, r0, r8, ror r8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r9, r7, r0, asr #27 │ │ │ │ │ sbceq r5, r0, r0, lsl #6 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ sbceq sl, r0, r8, lsr #6 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ sbceq r2, r1, r0, lsr #17 │ │ │ │ │ ldrdeq sp, [r1], #160 @ 0xa0 │ │ │ │ │ sbceq r6, r0, r8, asr #17 │ │ │ │ │ @@ -1417541,29 +1417055,29 @@ │ │ │ │ │ sbceq r9, r1, r8, asr #17 │ │ │ │ │ strheq r9, [r3], #32 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq r4, r3, r0, asr #13 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbcseq r0, r4, r8, lsr #11 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ ldrdeq r5, [r0], #0 │ │ │ │ │ adcseq fp, r1, r8, ror #9 │ │ │ │ │ adcseq sl, r7, r8, lsl #19 │ │ │ │ │ sbceq r3, r0, r8, asr #2 │ │ │ │ │ sbceq lr, r0, r0, lsr pc │ │ │ │ │ sbcseq r0, r4, r0, asr r6 │ │ │ │ │ adcseq fp, r1, r8, ror #10 │ │ │ │ │ - sbceq r4, r0, r8, asr #7 │ │ │ │ │ + strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ ldrhteq sl, [r7], r0 │ │ │ │ │ ldrsbteq r8, [pc], r0 │ │ │ │ │ adcseq fp, r7, r0, ror r4 │ │ │ │ │ - sbceq sp, r2, r0, lsl #26 │ │ │ │ │ + sbceq sp, r2, r8, lsr #26 │ │ │ │ │ adcseq fp, r7, r0, asr #11 │ │ │ │ │ adcseq fp, r7, r8, asr #12 │ │ │ │ │ ldrheq r8, [r4], #32 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ sbcseq r8, r4, r0, lsl #6 │ │ │ │ │ sbcseq r8, r4, r8, lsr #6 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @@ -1417572,15 +1417086,15 @@ │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ adcseq fp, r1, r8, lsr #11 │ │ │ │ │ sbcseq r8, r4, r8, ror r3 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ - sbceq ip, r2, r0, lsl #26 │ │ │ │ │ + sbceq ip, r2, r0, asr sp │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ addeq r3, r0, r8, lsr #16 │ │ │ │ │ sbcseq r0, r4, r8, lsr #14 │ │ │ │ │ sbceq r8, r2, r0, lsl #26 │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ @@ -1417710,30 +1417224,30 @@ │ │ │ │ │ sbceq fp, r0, r0, lsr r0 │ │ │ │ │ sbcseq r8, r4, r8, ror sp │ │ │ │ │ adcseq r0, r8, r8, ror #8 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ adcseq r9, fp, r0, asr #23 │ │ │ │ │ sbceq r8, r0, r8, lsl #30 │ │ │ │ │ adcseq fp, r1, r8, lsr #30 │ │ │ │ │ ldrdeq r5, [r0], #240 @ 0xf0 │ │ │ │ │ ldrhteq r0, [r8], r0 │ │ │ │ │ sbceq pc, r1, r0, lsr r5 @ │ │ │ │ │ sbceq r9, r0, r8, ror sp │ │ │ │ │ adcseq ip, r2, r8, ror #1 │ │ │ │ │ sbceq r8, r0, r8, lsl #15 │ │ │ │ │ adcseq r1, r8, r0, ror #1 │ │ │ │ │ - sbceq r0, r2, r0, lsl #31 │ │ │ │ │ + sbceq r0, r2, r8, asr pc │ │ │ │ │ sbcseq r8, r4, r0, ror #29 │ │ │ │ │ sbceq lr, r2, r8, lsr #6 │ │ │ │ │ - sbceq r9, r2, r8, ror #23 │ │ │ │ │ - sbceq sl, r0, r8, lsr #16 │ │ │ │ │ + sbceq r9, r2, r0, lsl ip │ │ │ │ │ + sbceq sl, r0, r0, asr r8 │ │ │ │ │ ldrhteq ip, [pc], r0 │ │ │ │ │ ldrsbteq sl, [sp], r8 │ │ │ │ │ adcseq r1, r8, r0, lsl #16 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ sbceq r0, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, r8, r0, lsr #17 │ │ │ │ │ adcseq r1, r8, r8, ror #17 │ │ │ │ │ @@ -1418079,15 +1417593,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ strbvc r2, [pc, #-3939]! @ caf64d <__bss_end__@@Base+0x5b1f9d> │ │ │ │ │ cmnvc r9, #116, 26 @ 0x1d00 │ │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ │ - b 2346f4 │ │ │ │ │ + b 23a2a0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldclle 8, cr1, [r9], {60} @ 0x3c │ │ │ │ │ svccc 0x00926e4b │ │ │ │ │ stclpl 5, cr14, [r9], {79} @ 0x4f │ │ │ │ │ svccc 0x0076efa8 │ │ │ │ │ blne b50588 <__bss_end__@@Base+0x452ed8> │ │ │ │ │ svccc 0x0067a250 │ │ │ │ │ @@ -1418959,15 +1418473,15 @@ │ │ │ │ │ sbcseq sl, r8, r0, ror r2 │ │ │ │ │ @ instruction: 0x676f6c70 │ │ │ │ │ ldclvs 0, cr2, [r0], #-232 @ 0xffffff18 │ │ │ │ │ eorcc r6, r8, pc, ror #14 │ │ │ │ │ cmnvc r9, #41 @ 0x29 │ │ │ │ │ strbtvs r7, [lr], #-1312 @ 0xfffffae0 │ │ │ │ │ cdpvs 6, 6, cr6, cr9, cr5, {3} │ │ │ │ │ - @ instruction: 0xf72e6465 │ │ │ │ │ + strtlt r6, [lr], -r5, ror #8 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0x676f6c70 │ │ │ │ │ ldclvs 0, cr2, [r0], #-232 @ 0xffffff18 │ │ │ │ │ eorcc r6, r8, pc, ror #14 │ │ │ │ │ cmnvc r9, #41 @ 0x29 │ │ │ │ │ strbtvs r7, [lr], #-1312 @ 0xfffffae0 │ │ │ │ │ cdpvs 6, 6, cr6, cr9, cr5, {3} │ │ │ │ │ @@ -1421081,17 +1420595,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x632f6c63 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ @ instruction: 0xffff6f2e │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - b 2378dc │ │ │ │ │ + b 23dbd8 │ │ │ │ │ sbceq r1, fp, r0, asr #5 │ │ │ │ │ - b 2378ec │ │ │ │ │ + b 23dbf8 │ │ │ │ │ sbceq r1, fp, r0, asr #5 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -1421155,15 +1420669,15 @@ │ │ │ │ │ sbceq r1, fp, r0, ror r3 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strvs r6, [pc, #-3171]! @ cb295d <__bss_end__@@Base+0x5b52ad> │ │ │ │ │ strbtvs r6, [r3], #-1914 @ 0xfffff886 │ │ │ │ │ strbtvc r6, [r1], #-3886 @ 0xfffff0d2 │ │ │ │ │ bvc 188c360 <__bss_end__@@Base+0x118ecb0> │ │ │ │ │ - b 237c74 │ │ │ │ │ + b 23e3c4 │ │ │ │ │ addseq r0, r3, r0, lsr #19 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ cdpvs 12, 2, cr6, cr15, cr3, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ @@ -1422902,15 +1422416,15 @@ │ │ │ │ │ addeq r3, r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x008152b0 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ addeq r2, r0, r0, lsl r7 │ │ │ │ │ adcseq fp, r7, r0, lsl r2 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrsbeq r9, [r4], #40 @ 0x28 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ sbcseq r1, r4, r0, lsr #18 │ │ │ │ │ sbcseq r1, r4, r8, lsr r9 │ │ │ │ │ adcseq fp, r7, r8, asr r6 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ @@ -1422936,20 +1422450,20 @@ │ │ │ │ │ smullseq r1, r4, r8, r9 │ │ │ │ │ adcseq fp, r7, r0, asr #30 │ │ │ │ │ umlalseq fp, r7, r8, pc @ │ │ │ │ │ adcseq r9, r9, r0, lsl r2 │ │ │ │ │ sbceq fp, r2, r0, lsl #21 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ sbcseq r1, r4, r0, asr #20 │ │ │ │ │ - ldrsbteq lr, [r3], r0 │ │ │ │ │ + adcseq lr, r3, r8, lsr #21 │ │ │ │ │ sbceq lr, r0, r8, asr #17 │ │ │ │ │ sbcseq r1, r4, r8, asr sl │ │ │ │ │ sbceq r3, r3, r0, asr #18 │ │ │ │ │ sbcseq r1, r4, r8, lsl #21 │ │ │ │ │ - sbceq lr, r1, r8, ror r8 │ │ │ │ │ + sbceq lr, r1, r8, asr #17 │ │ │ │ │ sbcseq r1, r4, r0, lsr #21 │ │ │ │ │ umulleq r5, r0, r8, fp │ │ │ │ │ sbceq sl, r2, r0, lsr sl │ │ │ │ │ adcseq sp, r2, r8, lsr #3 │ │ │ │ │ smulleq r4, r0, r8, r1 │ │ │ │ │ sbcseq r1, r4, r8, ror #21 │ │ │ │ │ adcseq sp, r7, r8, lsr r1 │ │ │ │ │ @@ -1422967,16 +1422481,16 @@ │ │ │ │ │ adcseq sp, r7, r8, asr fp │ │ │ │ │ adcseq sp, r2, r8, asr #3 │ │ │ │ │ sbcseq r1, r4, r8, lsr #23 │ │ │ │ │ adcseq sp, r2, r8, ror #5 │ │ │ │ │ sbcseq r1, r4, r0, asr #23 │ │ │ │ │ ldrsbeq r1, [r4], #184 @ 0xb8 │ │ │ │ │ sbceq r6, r0, r8, lsr #26 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - sbceq r8, r2, r0, ror #24 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r8, r2, r0, lsl ip │ │ │ │ │ sbcseq r1, r4, r0, ror r4 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ strdeq r3, [fp], #141 @ 0x8d │ │ │ │ │ ldrdeq r4, [fp], #65 @ 0x41 │ │ │ │ │ sbceq r3, fp, r9, lsr #22 │ │ │ │ │ sbceq r3, fp, sp, asr #21 │ │ │ │ │ sbceq r3, fp, sp, ror #20 │ │ │ │ │ @@ -1443271,16 +1442785,16 @@ │ │ │ │ │ adcseq r4, lr, r0, lsr fp │ │ │ │ │ strdeq r1, [r0], #128 @ 0x80 │ │ │ │ │ sbceq r7, r3, r8, asr r0 │ │ │ │ │ adceq lr, lr, r8, lsr r2 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ sbceq sl, r0, r8, lsl #10 │ │ │ │ │ sbceq r7, r0, r0, asr r3 │ │ │ │ │ - ldrdeq lr, [r1], #240 @ 0xf0 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + sbceq pc, r1, r8 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ adceq r8, pc, r8, lsr #1 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ umlalseq fp, lr, r8, pc @ │ │ │ │ │ @@ -1443312,16 +1442826,16 @@ │ │ │ │ │ sbceq r3, r0, r8, ror #13 │ │ │ │ │ sbceq r7, r1, r0, lsr #17 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrdeq r1, [r3], #240 @ 0xf0 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ ldrdeq r7, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ sbceq r2, r2, r0, lsr #22 │ │ │ │ │ sbceq sp, r0, r8, ror #13 │ │ │ │ │ ldrsheq r8, [r4], #168 @ 0xa8 │ │ │ │ │ sbceq sl, r2, r8, lsr r2 │ │ │ │ │ @@ -1443337,15 +1442851,15 @@ │ │ │ │ │ umlalseq r2, r4, r8, r6 │ │ │ │ │ ldrshteq r6, [pc], r8 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ sbceq r6, r3, r0, lsr pc │ │ │ │ │ adcseq sl, r3, r0, ror #19 │ │ │ │ │ strdeq r0, [pc], r0 @ │ │ │ │ │ sbceq r6, r3, r8, lsr #31 │ │ │ │ │ - adcseq r9, sl, r0, lsl #11 │ │ │ │ │ + adcseq r9, sl, r8, lsr #11 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ adceq r0, pc, r8, lsl #28 │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ sbceq r7, r3, r8, lsl #5 │ │ │ │ │ @@ -1443356,25 +1442870,25 @@ │ │ │ │ │ adceq r1, pc, r0, lsl #3 │ │ │ │ │ sbceq sl, r3, r8, asr #17 │ │ │ │ │ strdeq sl, [r3], #128 @ 0x80 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r3, r3, r8, asr r0 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq r7, r3, r0, lsr r0 │ │ │ │ │ ldrdeq r1, [pc], r8 @ │ │ │ │ │ smulleq r7, r3, r8, r1 │ │ │ │ │ adcseq r6, pc, r0, ror r1 @ │ │ │ │ │ adcseq sl, sp, r0, lsl #16 │ │ │ │ │ sbceq r4, r2, r0, asr #13 │ │ │ │ │ adceq r8, pc, r8, asr #9 │ │ │ │ │ ldrdeq r7, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq lr, r2, r0, lsr #27 │ │ │ │ │ - adcseq pc, pc, r0, lsr r0 @ │ │ │ │ │ + adcseq pc, pc, r8 │ │ │ │ │ adceq r8, pc, r8, ror #9 │ │ │ │ │ sbceq r9, r3, r0, lsr sl │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ adcseq r6, pc, r8, lsl #6 │ │ │ │ │ adcseq r6, pc, r0, lsl #7 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ sbceq r0, r0, r8, asr #27 │ │ │ │ │ @@ -1443424,23 +1442938,23 @@ │ │ │ │ │ ldrsbteq r0, [r7], r0 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ adcseq fp, pc, r0, lsr r5 @ │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ adcseq ip, pc, r8, lsr r7 @ │ │ │ │ │ adcseq r1, r4, r0, lsr #12 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ - adcseq r8, pc, r0, lsl #16 │ │ │ │ │ + ldrsbteq r8, [pc], r8 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ ldrdeq r4, [r0], #200 @ 0xc8 │ │ │ │ │ - sbceq r1, r0, r0, lsl r7 │ │ │ │ │ + sbceq r1, r0, r8, lsr r7 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ umlalseq r6, r7, r0, lr │ │ │ │ │ ldrshteq r1, [r4], r8 │ │ │ │ │ adcseq r2, r4, r0, lsr #12 │ │ │ │ │ - adcseq r4, pc, r0, asr #13 │ │ │ │ │ + adcseq r4, pc, r0, ror r6 @ │ │ │ │ │ adcseq r0, r4, r8, lsr #21 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ sbceq r7, r3, r0, lsr pc │ │ │ │ │ adcseq r1, r4, r0, lsr #7 │ │ │ │ │ adcseq r7, r7, r0, asr r2 │ │ │ │ │ adcseq r2, r4, r0, lsl r7 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ @@ -1443467,15 +1442981,15 @@ │ │ │ │ │ sbceq r5, r3, r0, asr #3 │ │ │ │ │ adcseq r7, r7, r0, lsr #28 │ │ │ │ │ sbceq r6, r2, r0, lsl #6 │ │ │ │ │ adcseq r7, r7, r8, lsr pc │ │ │ │ │ adcseq r7, r7, r8, ror pc │ │ │ │ │ adcseq r8, r7, r0, lsr #32 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ adcseq r4, pc, r0, lsr pc @ │ │ │ │ │ sbcseq r9, r4, r0, lsr pc │ │ │ │ │ sbcseq r9, r4, r8, asr pc │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ sbceq sl, r1, r8, lsl r9 │ │ │ │ │ ldrshteq r4, [lr], r0 │ │ │ │ │ smulleq lr, r0, r8, r1 │ │ │ │ │ @@ -1443486,35 +1443000,35 @@ │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ adceq r9, lr, r0, ror #17 │ │ │ │ │ adceq r9, lr, r0, asr #22 │ │ │ │ │ adceq sl, lr, r0, lsl #20 │ │ │ │ │ adceq pc, lr, r0, lsr #27 │ │ │ │ │ sbceq r7, r3, r0, lsl #1 │ │ │ │ │ sbceq r6, r2, r0, lsr #7 │ │ │ │ │ - ldrdeq r7, [r2], #0 │ │ │ │ │ + strdeq r7, [r2], #8 │ │ │ │ │ sbcseq pc, r3, r0, asr #8 │ │ │ │ │ sbcseq sl, r4, r0, asr #8 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ ldrdeq r0, [pc], r8 @ │ │ │ │ │ sbceq r3, r2, r8, lsl #15 │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ sbceq r1, r2, r8, ror sp │ │ │ │ │ umlaleq r1, pc, r8, r0 @ │ │ │ │ │ sbceq r4, r0, r8, lsl lr │ │ │ │ │ adceq r8, pc, r8, lsr #17 │ │ │ │ │ adceq r1, pc, r8, asr #5 │ │ │ │ │ - sbceq r0, r2, r0, ror #14 │ │ │ │ │ + sbceq r0, r2, r8, lsl #15 │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r7, r0, r8, lsl r9 │ │ │ │ │ ldrshteq fp, [lr], r0 │ │ │ │ │ adceq r8, pc, r8, asr #18 │ │ │ │ │ sbcseq sl, r4, r0, lsr r5 │ │ │ │ │ sbceq sp, r0, r8, ror #23 │ │ │ │ │ adceq r8, pc, r8, lsr #21 │ │ │ │ │ - sbceq r5, r0, r8, asr #7 │ │ │ │ │ + strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ sbceq pc, r2, r0, asr sp @ │ │ │ │ │ adceq r8, pc, r8, asr #21 │ │ │ │ │ sbcseq sl, r4, r0, lsr #12 │ │ │ │ │ adceq r8, pc, r8, lsl #24 │ │ │ │ │ sbceq r9, r0, r0, lsr r0 │ │ │ │ │ sbceq pc, r2, r0, asr r3 @ │ │ │ │ │ adcseq fp, r6, r0, lsr #22 │ │ │ │ │ @@ -1443529,15 +1443043,15 @@ │ │ │ │ │ smulleq r1, r3, r8, r6 │ │ │ │ │ sbceq fp, r0, r0, asr r8 │ │ │ │ │ sbceq r9, r2, r0, asr #13 │ │ │ │ │ sbcseq r4, r4, r0, lsr #2 │ │ │ │ │ adcseq lr, r6, r0, ror #8 │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ - sbceq r8, r2, r8 │ │ │ │ │ + sbceq r8, r2, r0, lsr r0 │ │ │ │ │ smulleq lr, r2, r0, r4 │ │ │ │ │ sbceq r9, r3, r0, asr #23 │ │ │ │ │ sbceq r9, r3, r0, lsl ip │ │ │ │ │ sbceq r9, r3, r0, lsr #17 │ │ │ │ │ sbceq r7, r2, r0, asr sp │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ strdeq r8, [r0], #8 │ │ │ │ │ @@ -1443553,15 +1443067,15 @@ │ │ │ │ │ adceq r8, pc, r8, lsr #29 │ │ │ │ │ sbceq r5, r0, r0, ror r1 │ │ │ │ │ adcseq r9, r9, r0, ror #19 │ │ │ │ │ sbceq r6, r0, r0, lsr pc │ │ │ │ │ adceq r8, pc, r8, lsr #30 │ │ │ │ │ sbceq r9, r0, r8, lsr #11 │ │ │ │ │ adcseq r7, r7, r8, asr fp │ │ │ │ │ - sbceq sp, r2, r0, lsr #12 │ │ │ │ │ + sbceq sp, r2, r8, asr #12 │ │ │ │ │ sbceq r8, r0, r0, lsl #1 │ │ │ │ │ adceq r8, pc, r8, lsl #31 │ │ │ │ │ sbceq r8, r0, r0, ror #24 │ │ │ │ │ ldrshteq r8, [r7], r0 │ │ │ │ │ adcseq r4, pc, r8, asr #2 │ │ │ │ │ sbceq r6, r3, r0, lsl #31 │ │ │ │ │ sbceq ip, r1, r0, lsr r5 │ │ │ │ │ @@ -1443571,23 +1443085,23 @@ │ │ │ │ │ adceq lr, pc, r8, asr #1 │ │ │ │ │ strdeq lr, [r2], #128 @ 0x80 │ │ │ │ │ adceq lr, pc, r8, ror #4 │ │ │ │ │ sbcseq sl, r4, r0, lsr #22 │ │ │ │ │ adceq lr, pc, r8, ror #5 │ │ │ │ │ sbcseq sl, r4, r0, ror fp │ │ │ │ │ sbceq r8, r3, r0, lsl #11 │ │ │ │ │ - adcseq r8, pc, r8, lsr #1 │ │ │ │ │ + adcseq r8, pc, r0, lsl #1 │ │ │ │ │ sbceq r5, r0, r8, lsl #25 │ │ │ │ │ sbceq r6, r3, r8, asr pc │ │ │ │ │ sbcseq sp, r3, r8, asr #7 │ │ │ │ │ ldrsheq sp, [r3], #56 @ 0x38 │ │ │ │ │ ldrheq sp, [r3], #72 @ 0x48 │ │ │ │ │ sbcseq sp, r3, r8, lsl r5 │ │ │ │ │ adcseq sl, r7, r8, asr sp │ │ │ │ │ - sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + strdeq r4, [r2], #8 │ │ │ │ │ adcseq sl, r7, r8, lsl #28 │ │ │ │ │ adcseq sl, r7, r0, asr lr │ │ │ │ │ umlalseq sl, r7, r0, lr │ │ │ │ │ sbcseq sp, r3, r0, ror #10 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ smulleq r9, r1, r0, r9 │ │ │ │ │ sbcseq sp, r3, r8, lsr #11 │ │ │ │ │ @@ -1443601,20 +1443115,20 @@ │ │ │ │ │ sbceq r7, r0, r0, asr #8 │ │ │ │ │ sbcseq sp, r3, r8, lsl #12 │ │ │ │ │ adceq lr, pc, r8, lsl #7 │ │ │ │ │ adcseq fp, r7, r0, asr #17 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ sbceq r1, r1, r0, lsl ip │ │ │ │ │ sbceq r4, r3, r0, asr #13 │ │ │ │ │ - sbceq r9, r0, r0, lsr #27 │ │ │ │ │ + sbceq r9, r0, r8, asr #27 │ │ │ │ │ sbceq r1, r0, r8, ror r8 │ │ │ │ │ adceq lr, pc, r8, lsr #7 │ │ │ │ │ adcseq ip, r7, r0, asr #6 │ │ │ │ │ adcseq r4, pc, r8, ror r3 @ │ │ │ │ │ - smulleq r7, r0, r0, lr │ │ │ │ │ + sbceq r7, r0, r8, ror #28 │ │ │ │ │ adceq lr, pc, r8, lsl #9 │ │ │ │ │ adcseq ip, r7, r8, ror #29 │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ sbceq r8, r0, r0, asr #13 │ │ │ │ │ adceq lr, pc, r8, asr #9 │ │ │ │ │ adcseq sp, r7, r8, lsl #18 │ │ │ │ │ strheq r1, [r2], #112 @ 0x70 │ │ │ │ │ @@ -1443633,22 +1443147,22 @@ │ │ │ │ │ ldrdeq r6, [r0], #240 @ 0xf0 │ │ │ │ │ sbcseq sp, r3, r0, ror #28 │ │ │ │ │ adceq lr, pc, r8, asr #25 │ │ │ │ │ adcseq r0, r8, r8, lsl r8 │ │ │ │ │ sbceq pc, r1, r0, lsr #17 │ │ │ │ │ sbceq r1, r2, r8, asr #27 │ │ │ │ │ sbcseq sp, r3, r8, lsr pc │ │ │ │ │ - sbceq r9, r2, r8, ror r3 │ │ │ │ │ - sbceq r3, r2, r0, lsr #2 │ │ │ │ │ + sbceq r9, r2, r0, lsr #7 │ │ │ │ │ + sbceq r3, r2, r8, asr #2 │ │ │ │ │ sbceq r2, r2, r0, lsr r0 │ │ │ │ │ smulleq r4, r2, r0, r4 │ │ │ │ │ strdeq r5, [r0], r8 │ │ │ │ │ sbceq r9, r2, r8, lsr #21 │ │ │ │ │ addeq r5, r0, r0, lsr #12 │ │ │ │ │ - sbceq r0, r2, r8, asr pc │ │ │ │ │ + sbceq r0, r2, r0, lsl #31 │ │ │ │ │ addeq r5, r0, r8, asr #12 │ │ │ │ │ sbceq sl, r2, r0, ror r6 │ │ │ │ │ addeq r5, r0, r0, ror r6 │ │ │ │ │ sbceq r1, r2, r8, ror r3 │ │ │ │ │ umulleq r5, r0, r8, r6 │ │ │ │ │ sbceq r7, r0, r8, lsr r2 │ │ │ │ │ smullseq lr, r3, r8, r0 │ │ │ │ │ @@ -1443666,43 +1443180,43 @@ │ │ │ │ │ adceq lr, pc, r8, ror #27 │ │ │ │ │ adcseq r2, r8, r0, asr #20 │ │ │ │ │ adcseq sl, pc, r8, lsl r4 @ │ │ │ │ │ sbceq fp, r0, r8, asr #2 │ │ │ │ │ sbcseq lr, r3, r8, lsr r6 │ │ │ │ │ adceq lr, pc, r8, lsl #30 │ │ │ │ │ adcseq r3, r8, r0, ror r1 │ │ │ │ │ - ldrshteq r8, [pc], r0 │ │ │ │ │ + adcseq r8, pc, r0, asr #18 │ │ │ │ │ sbceq r4, r0, r8, ror r8 │ │ │ │ │ strhteq r9, [lr], r8 │ │ │ │ │ adceq lr, pc, r8, lsl #31 │ │ │ │ │ adceq pc, lr, r0, lsl lr @ │ │ │ │ │ sbceq r2, r2, r8, asr sl │ │ │ │ │ sbcseq sp, r3, r8, lsl #3 │ │ │ │ │ sbceq r6, r0, r0, lsr r0 │ │ │ │ │ adceq lr, pc, r8, asr #31 │ │ │ │ │ sbceq r5, r1, r0, asr #13 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ strheq r8, [r0], #192 @ 0xc0 │ │ │ │ │ sbcseq sp, r3, r8, lsl r8 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ sbcseq sp, r3, r0, lsl #19 │ │ │ │ │ umlaleq r1, pc, r8, fp @ │ │ │ │ │ adceq r1, pc, r0, lsr #24 │ │ │ │ │ adcseq fp, r0, r8, lsr #32 │ │ │ │ │ adceq r1, pc, r0, asr #28 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ adcseq fp, r0, r8, lsr #8 │ │ │ │ │ - sbceq r5, r0, r0, lsl ip │ │ │ │ │ + sbceq r5, r0, r8, lsr ip │ │ │ │ │ adceq r3, pc, r0, ror #18 │ │ │ │ │ sbceq r4, r2, r8, lsl r4 │ │ │ │ │ adcseq fp, r0, r8, lsl #10 │ │ │ │ │ sbceq r5, r0, r0, ror fp │ │ │ │ │ adcseq sp, r6, r8, ror #27 │ │ │ │ │ sbceq sp, r2, r8, ror #28 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ adcseq pc, r6, r8, ror #2 │ │ │ │ │ adcseq fp, r0, r8, lsl #12 │ │ │ │ │ sbceq r6, r0, r0, asr #8 │ │ │ │ │ adcseq r0, r7, r8, lsr #9 │ │ │ │ │ ldrdeq r3, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq r9, r0, r8, ror r8 │ │ │ │ │ @@ -1443725,22 +1443239,22 @@ │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ sbceq r9, r3, r8, lsl #25 │ │ │ │ │ smullseq fp, r4, r0, r9 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ ldrdeq r3, [r0], r8 │ │ │ │ │ - sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r1, r0, lsr #7 │ │ │ │ │ sbceq r6, r2, r8, lsl #5 │ │ │ │ │ sbcseq lr, r3, r0, lsl #25 │ │ │ │ │ addeq ip, r1, r8, lsr #26 │ │ │ │ │ addeq sl, r0, r8, asr pc │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq r0, r2, r8, asr r5 │ │ │ │ │ - sbceq r0, r2, r0, lsl #21 │ │ │ │ │ + sbceq r0, r2, r8, asr sl │ │ │ │ │ adcseq sl, r7, r0, lsr #17 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ sbceq r3, r0, r8, lsl lr │ │ │ │ │ sbceq r3, r0, r8, ror #23 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ @@ -1443750,15 +1443264,15 @@ │ │ │ │ │ adcseq sl, r7, r8, lsr #24 │ │ │ │ │ adcseq sl, r7, r0, lsl sp │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #6 │ │ │ │ │ smulleq r6, r0, r8, r1 │ │ │ │ │ sbcseq r2, r4, r0, lsl #6 │ │ │ │ │ sbcseq lr, r3, r0, asr #26 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ adcseq sl, r7, r0, ror #31 │ │ │ │ │ adcseq fp, r7, r8, asr #32 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbceq sp, r2, r0, ror #19 │ │ │ │ │ sbcseq lr, r3, r8, asr sp │ │ │ │ │ sbceq r1, r3, r8, lsl #5 │ │ │ │ │ @@ -1443796,25 +1443310,25 @@ │ │ │ │ │ sbceq r7, r0, r0, lsl #1 │ │ │ │ │ adcseq lr, r7, r8, lsr #2 │ │ │ │ │ adcseq lr, r7, r8, ror r1 │ │ │ │ │ ldrshteq lr, [r7], r8 │ │ │ │ │ adcseq fp, r0, r8, lsr #25 │ │ │ │ │ sbceq r6, r0, r0, ror #24 │ │ │ │ │ adcseq fp, r0, r8, asr #25 │ │ │ │ │ - sbceq r8, r0, r8, lsl #10 │ │ │ │ │ + sbceq r8, r0, r0, lsr r5 │ │ │ │ │ adcseq fp, r0, r8, lsl #26 │ │ │ │ │ sbceq r5, r0, r8, asr r0 │ │ │ │ │ ldrheq r4, [r4], #72 @ 0x48 │ │ │ │ │ sbcseq r4, r4, r0, ror #9 │ │ │ │ │ adcseq r0, r4, r0, asr #28 │ │ │ │ │ ldrshteq lr, [r7], r8 │ │ │ │ │ adcseq lr, r7, r0, asr #17 │ │ │ │ │ adcseq fp, r1, r8, lsr #32 │ │ │ │ │ sbcseq fp, r4, r8, lsr #26 │ │ │ │ │ - sbceq r8, r2, r0, ror #24 │ │ │ │ │ + sbceq r8, r2, r0, lsl ip │ │ │ │ │ sbceq r8, r3, r8, ror #18 │ │ │ │ │ sbceq r6, r0, r8, lsr #26 │ │ │ │ │ adcseq r0, r8, r8, lsr #1 │ │ │ │ │ ldrheq lr, [r3], #240 @ 0xf0 │ │ │ │ │ adcseq fp, r1, r8, asr #7 │ │ │ │ │ sbcseq fp, r4, r8, ror sp │ │ │ │ │ strheq r5, [r0], #152 @ 0x98 │ │ │ │ │ @@ -1444272,17 +1443786,17 @@ │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ svccs 0x006c6163 │ │ │ │ │ strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ strtvs r6, [pc], #-869 @ cc9f88 <__bss_end__@@Base+0x5cc8d8> │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ stmdbvs ip!, {r0, r5, r6, r9, sl, fp, sp}^ │ │ │ │ │ @ instruction: 0x672d7073 │ │ │ │ │ - b 24e184 │ │ │ │ │ + b 253f04 │ │ │ │ │ addeq ip, r8, r0, asr #22 │ │ │ │ │ - b 24e194 │ │ │ │ │ + b 253f20 │ │ │ │ │ addeq ip, r8, r0, asr #22 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -1444318,17 +1443832,17 @@ │ │ │ │ │ cdpcs 13, 6, cr6, cr13, cr15, {3} │ │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x612f6c63 │ │ │ │ │ rsbeq r2, pc, r2, ror lr @ │ │ │ │ │ - b 24e194 │ │ │ │ │ + b 253d68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 24e198 │ │ │ │ │ + b 253d64 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff821264 <_edata@@Base+0xfd5ce264> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vmax.f32 q8, , q8 │ │ │ │ │ vmov.i32 d17, #67108864 @ 0x04000000 │ │ │ │ │ @ instruction: 0xf6480652 │ │ │ │ │ @@ -1446808,1014 +1446322,1016 @@ │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ ldrbpl r4, [r3], #-332 @ 0xfffffeb4 │ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ + strbvs r5, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ + strbmi r2, [r4, #-3429] @ 0xfffff29b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce430 <__bss_end__@@Base+0x5d0d80> │ │ │ │ │ - strbmi r2, [r4, #-3378] @ 0xfffff2ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce440 <__bss_end__@@Base+0x5d0d90> │ │ │ │ │ + strtmi r6, [r0], #-1330 @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - rsbpl r6, r5, #26368 @ 0x6700 │ │ │ │ │ + strbtvc r7, [r5], #-615 @ 0xfffffd99 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ rsbvs r6, r9, #499122176 @ 0x1dc00000 │ │ │ │ │ - cmnvc ip, #29952 @ 0x7500 │ │ │ │ │ - strbtvc r7, [r5], #-611 @ 0xfffffd9d │ │ │ │ │ + strbpl r6, [ip, #-3189]! @ 0xfffff38b │ │ │ │ │ + svceq 0x0045544f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce478 <__bss_end__@@Base+0x5d0dc8> │ │ │ │ │ - svceq 0x00455432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce488 <__bss_end__@@Base+0x5d0dd8> │ │ │ │ │ + @ instruction: 0x464d2c32 │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbvs r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ - strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ - sbceq r8, r6, r0, ror sl │ │ │ │ │ + rsbcs r6, r5, r2, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce4a8 <__bss_end__@@Base+0x5d0df8> │ │ │ │ │ - strbvs r6, [ip, #-563]! @ 0xfffffdcd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce4b0 <__bss_end__@@Base+0x5d0e00> │ │ │ │ │ + cmpvc pc, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - cmnvs r3, #1761607680 @ 0x69000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 4, 7, cr7, cr3, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ mcrvs 13, 3, r6, cr9, cr10, {3} │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce4e8 <__bss_end__@@Base+0x5d0e38> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ cce6a8 <__bss_end__@@Base+0x5d0ff8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce4f0 <__bss_end__@@Base+0x5d0e40> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ cce6b0 <__bss_end__@@Base+0x5d1000> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cdpvs 0, 6, cr7, cr5, cr15, {3} │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldmdbvc r2!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce518 <__bss_end__@@Base+0x5d0e68> │ │ │ │ │ - @ instruction: 0x77617233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce520 <__bss_end__@@Base+0x5d0e70> │ │ │ │ │ + ldmdavs pc, {r0, r1, r4, r5, r8, sl, sp, lr}^ @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr7, [r4, #-448]! @ 0xfffffe40 │ │ │ │ │ + tsteq lr, r3, lsr r6 │ │ │ │ │ strbtvc r6, [r1], #-3429 @ 0xfffff29b │ │ │ │ │ rsbseq r6, r8, r2, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce568 <__bss_end__@@Base+0x5d0eb8> │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce570 <__bss_end__@@Base+0x5d0ec0> │ │ │ │ │ + cmnvc sp, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ @ instruction: 0x67656e5f │ │ │ │ │ strbtvc r7, [r9], -r1, ror #8 │ │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strbpl r6, [r5], #-3169 @ 0xfffff39f │ │ │ │ │ - andmi r5, lr, #90177536 @ 0x5600000 │ │ │ │ │ + ldmdbvs r0!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stmdavc r5!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce5d0 <__bss_end__@@Base+0x5d0f20> │ │ │ │ │ - strbpl r5, [r1], #-562 @ 0xfffffdce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce5d8 <__bss_end__@@Base+0x5d0f28> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ cce5ec <__bss_end__@@Base+0x5d0f3c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ cce5f4 <__bss_end__@@Base+0x5d0f44> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - stclvs 2, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ - stmdbeq lr, {r0, r1, r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ + strbtvs r7, [r1], #-1381 @ 0xfffffa9b │ │ │ │ │ + @ instruction: 0x7761715f │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - bvs 286a54c <_edata@@Base+0x61754c> │ │ │ │ │ + bvs 286a554 <_edata@@Base+0x617554> │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ + svceq 0x00084531 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce620 <__bss_end__@@Base+0x5d0f70> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce628 <__bss_end__@@Base+0x5d0f78> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ + blmi 1d9edc4 <__bss_end__@@Base+0x16a1714> │ │ │ │ │ + ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ cdpvs 14, 5, cr6, cr15, cr9, {3} │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r2, #392 @ 0x188 │ │ │ │ │ - subsvc r6, pc, sp, ror #10 │ │ │ │ │ + mcreq 14, 0, r0, cr10, cr9, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce658 <__bss_end__@@Base+0x5d0fa8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce660 <__bss_end__@@Base+0x5d0fb0> │ │ │ │ │ + subpl r5, pc, r3, lsr r2 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ + ldrbpl r7, [r4], #-872 @ 0xfffffc98 │ │ │ │ │ + svceq 0x00085245 │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ strbvs r5, [r2, #-3948]! @ 0xfffff094 │ │ │ │ │ stclvs 3, cr7, [r5], #-460 @ 0xfffffe34 │ │ │ │ │ - subsvc r7, pc, #1556480 @ 0x17c000 │ │ │ │ │ - stclmi 14, cr6, [fp, #-388]! @ 0xfffffe7c │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r4, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce6a8 <__bss_end__@@Base+0x5d0ff8> │ │ │ │ │ - subpl r5, pc, r3, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce6b0 <__bss_end__@@Base+0x5d1000> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - strtmi r7, [pc], -ip, ror #6 │ │ │ │ │ - stclcs 2, cr5, [sp, #-316] @ 0xfffffec4 │ │ │ │ │ + stmdbvc ip!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x0072675f │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ sbceq r8, r6, r1, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce6f8 <__bss_end__@@Base+0x5d1048> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce700 <__bss_end__@@Base+0x5d1050> │ │ │ │ │ + strbmi r2, [sp, #-3889] @ 0xfffff0cf │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + rsbvs r7, pc, #805306375 @ 0x30000007 │ │ │ │ │ ldrbvs r6, [r6, #-3939]! @ 0xfffff09d │ │ │ │ │ sbceq r7, r6, r2, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce730 <__bss_end__@@Base+0x5d1080> │ │ │ │ │ - rsbsvc r7, r4, r3, lsr r5 │ │ │ │ │ - blvs 25a6e30 <_edata@@Base+0x353e30> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce738 <__bss_end__@@Base+0x5d1088> │ │ │ │ │ + svcpl 0x00656e33 │ │ │ │ │ + blvs 25a6e38 <_edata@@Base+0x353e38> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - ldclvs 3, cr7, [pc, #-464] @ cce72c <__bss_end__@@Base+0x5d107c> │ │ │ │ │ + subpl r7, sp, #116, 6 @ 0xd0000001 │ │ │ │ │ ldrbtvc r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ cmnvs sp, pc, ror #28 │ │ │ │ │ ldrbvs r6, [r4, #-2424]! @ 0xfffff688 │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + svcmi 0x00462d72 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce760 <__bss_end__@@Base+0x5d10b0> │ │ │ │ │ - rsbcs r6, r5, r3, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce768 <__bss_end__@@Base+0x5d10b8> │ │ │ │ │ + ldrbmi r4, [r4, #-3891] @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ - rsbvc r6, lr, #116, 30 @ 0x1d0 │ │ │ │ │ - strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ + strbtvs r6, [lr], #-3956 @ 0xfffff08c │ │ │ │ │ + ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r1, #99614720 @ 0x5f00000 │ │ │ │ │ cmnvs lr, #1073741850 @ 0x4000001a │ │ │ │ │ cmnvs r2, r5, ror #30 │ │ │ │ │ - cmnvc pc, #116, 18 @ 0x1d0000 │ │ │ │ │ - sbceq r6, r6, r4, ror lr │ │ │ │ │ + stmdbvs pc!, {r2, r4, r5, r6, r8, fp, sp, lr}^ @ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce7b0 <__bss_end__@@Base+0x5d1100> │ │ │ │ │ - @ instruction: 0x060f0a33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce7b8 <__bss_end__@@Base+0x5d1108> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - ldrbmi r2, [r3, #-3187] @ 0xfffff38d │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ + rsbvs r6, pc, #29440 @ 0x7300 │ │ │ │ │ + svcvs 0x00736c61 │ │ │ │ │ strbtvc r6, [lr], #-1396 @ 0xfffffa8c │ │ │ │ │ sbceq r7, r6, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce7f0 <__bss_end__@@Base+0x5d1140> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce7f8 <__bss_end__@@Base+0x5d1148> │ │ │ │ │ + subspl r2, r0, #3200 @ 0xc80 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - cmnvs r5, r5, asr #2 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + ldrbpl r2, [r1, #-3443] @ 0xfffff28d │ │ │ │ │ andeq r1, r0, r5, lsr #24 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce830 <__bss_end__@@Base+0x5d1180> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce838 <__bss_end__@@Base+0x5d1188> │ │ │ │ │ + mrcmi 6, 2, r4, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ sbceq r6, r6, r4, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce870 <__bss_end__@@Base+0x5d11c0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce878 <__bss_end__@@Base+0x5d11c8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ - strbtvc r6, [r1], #-1636 @ 0xfffff99c │ │ │ │ │ - ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stccs 6, cr6, [r5, #-400] @ 0xfffffe70 │ │ │ │ │ + strbpl r5, [pc], #-1361 @ ccea5c <__bss_end__@@Base+0x5d13ac> │ │ │ │ │ svcvs 0x006e696d │ │ │ │ │ sbceq r8, r6, r2, ror sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce8b0 <__bss_end__@@Base+0x5d1200> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce8b8 <__bss_end__@@Base+0x5d1208> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stclvs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ @ instruction: 0x77656976 │ │ │ │ │ @ instruction: 0x6772615f │ │ │ │ │ - stclvs 1, cr6, [sp, #-460]! @ 0xfffffe34 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + hvcvs 25091 @ 0x6203 │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce910 <__bss_end__@@Base+0x5d1260> │ │ │ │ │ - cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce918 <__bss_end__@@Base+0x5d1268> │ │ │ │ │ + smlaldxeq r5, r5, r1, r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ cceaec <__bss_end__@@Base+0x5d143c> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ cceaf4 <__bss_end__@@Base+0x5d1444> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, sp, #108, 2 │ │ │ │ │ svcpl 0x00747265 │ │ │ │ │ - rsbvs r6, r1, #1949696 @ 0x1dc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r7, ror pc │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce958 <__bss_end__@@Base+0x5d12a8> │ │ │ │ │ - @ instruction: 0x66654431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce960 <__bss_end__@@Base+0x5d12b0> │ │ │ │ │ + stclcs 15, cr6, [lr], #-196 @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #83 @ 0x53 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ cmnvs r6, pc, ror #4 │ │ │ │ │ ldclvs 3, cr7, [r5, #-396]! @ 0xfffffe74 │ │ │ │ │ - strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ + stccs 15, cr0, [r5], {9} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce9a8 <__bss_end__@@Base+0x5d12f8> │ │ │ │ │ - strbtvc r7, [r9], #-1331 @ 0xfffffacd │ │ │ │ │ - blvs 25a70a8 <_edata@@Base+0x3540a8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce9b0 <__bss_end__@@Base+0x5d1300> │ │ │ │ │ + ldrbmi r6, [r3, #-1331]! @ 0xfffffacd │ │ │ │ │ + blvs 25a70b0 <_edata@@Base+0x3540b0> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ strbvs r6, [r3, #-358]! @ 0xfffffe9a │ │ │ │ │ - stmdbvs lr!, {r3, r4, r5, r6, ip, sp, lr} │ │ │ │ │ + strbpl r7, [r5], #-120 @ 0xffffff88 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r6, [pc, -pc, ror #26] │ │ │ │ │ strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ - vnmulvs.f16 s13, s30, s25 @ │ │ │ │ │ + cmpvs r6, ip, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cce9d8 <__bss_end__@@Base+0x5d1328> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cce9e0 <__bss_end__@@Base+0x5d1330> │ │ │ │ │ + rsbcs r7, r7, r2, lsr r5 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbvs r6, [r2, #-1388] @ 0xfffffa94 │ │ │ │ │ + stclcs 5, cr6, [r7], #-432 @ 0xfffffe50 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ rsbeq r6, r5, r9, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccea08 <__bss_end__@@Base+0x5d1358> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccea10 <__bss_end__@@Base+0x5d1360> │ │ │ │ │ + subpl r4, sp, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbvc r6, lr, r9, ror #30 │ │ │ │ │ + rsbpl r6, lr, r9, ror #30 │ │ │ │ │ rsbsvc r6, r4, #102760448 @ 0x6200000 │ │ │ │ │ rsbeq r6, r3, r5, ror lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccea50 <__bss_end__@@Base+0x5d13a0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccea58 <__bss_end__@@Base+0x5d13a8> │ │ │ │ │ + subpl r5, r5, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - cdpcc 2, 7, cr7, cr3, cr5, {3} │ │ │ │ │ - @ instruction: 0x00003bb0 │ │ │ │ │ + ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdavs r3!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccea90 <__bss_end__@@Base+0x5d13e0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccea98 <__bss_end__@@Base+0x5d13e8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ ccea98 <__bss_end__@@Base+0x5d13e8> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ cceaa0 <__bss_end__@@Base+0x5d13f0> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmnvc r9, #-1207959551 @ 0xb8000001 │ │ │ │ │ + strbtvc r7, [lr], #-878 @ 0xfffffc92 │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr1, {3} │ │ │ │ │ - svcpl 0x006c6174 │ │ │ │ │ - ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ + svcpl 0x00746e74 │ │ │ │ │ + andeq r3, r0, r4, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccead8 <__bss_end__@@Base+0x5d1428> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cceae0 <__bss_end__@@Base+0x5d1430> │ │ │ │ │ + andeq r3, r0, r2, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ @ instruction: 0x76657270 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-436]! @ cceb2c <__bss_end__@@Base+0x5d147c> │ │ │ │ │ + andeq r3, r0, r3, lsr ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cceb30 <__bss_end__@@Base+0x5d1480> │ │ │ │ │ - bvc 2729db4 <_edata@@Base+0x4d6db4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cceb38 <__bss_end__@@Base+0x5d1488> │ │ │ │ │ + ldmdbvs r7!, {r1, r4, r5, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ cmnvc r5, #404 @ 0x194 │ │ │ │ │ svcvs 0x00725f65 │ │ │ │ │ svcvs 0x0073746f │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr6, {3} │ │ │ │ │ + andeq r3, r0, r6, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cceb88 <__bss_end__@@Base+0x5d14d8> │ │ │ │ │ - stclvs 1, cr6, [sp, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cceb90 <__bss_end__@@Base+0x5d14e0> │ │ │ │ │ + andeq r3, r0, r1, lsr sp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - rsbvc r6, lr, #420 @ 0x1a4 │ │ │ │ │ + rsbeq r6, lr, r9, ror #30 │ │ │ │ │ strbvs r6, [r7, #-2405]! @ 0xfffff69b │ │ │ │ │ stclvs 6, cr7, [r1], #-440 @ 0xfffffe48 │ │ │ │ │ - cmnvc r3, #490733568 @ 0x1d400000 │ │ │ │ │ - sbceq r8, r6, r0, ror sl │ │ │ │ │ + ldmdbvs r3!, {r0, r2, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccebd0 <__bss_end__@@Base+0x5d1520> │ │ │ │ │ - andeq r3, r0, r2, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccebd8 <__bss_end__@@Base+0x5d1528> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbeq r7, r1, r2, ror #4 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ svcpl 0x00786574 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - ldclvs 14, cr6, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ - eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ + svcvs 0x00746e65 │ │ │ │ │ + cmpvs r6, sp, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccec30 <__bss_end__@@Base+0x5d1580> │ │ │ │ │ - andeq r6, r0, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccec38 <__bss_end__@@Base+0x5d1588> │ │ │ │ │ + ldclvs 15, cr6, [r2, #-196]! @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r6, r8, r4, asr r5 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - eorpl r7, r0, #1962934272 @ 0x75000000 │ │ │ │ │ + cmpvs r6, r5, ror r4 │ │ │ │ │ rsbvc r6, r1, r1, ror #8 │ │ │ │ │ strbvs r5, [r4, #-3956]! @ 0xfffff08c │ │ │ │ │ rsbcs r7, r8, r0, ror r4 │ │ │ │ │ eorseq r3, lr, ip, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccec78 <__bss_end__@@Base+0x5d15c8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccec80 <__bss_end__@@Base+0x5d15d0> │ │ │ │ │ + andeq r3, r0, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ svcpl 0x006d756d │ │ │ │ │ mcrvs 0, 3, r7, cr1, cr3, {3} │ │ │ │ │ strbvs r6, [lr, -lr, ror #18]! │ │ │ │ │ ldrbvs r7, [r2, #-1119]! @ 0xfffffba1 │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + rsbeq r7, r1, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccecc0 <__bss_end__@@Base+0x5d1610> │ │ │ │ │ - subsvc r6, pc, #3342336 @ 0x330000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccecc8 <__bss_end__@@Base+0x5d1618> │ │ │ │ │ + andeq r3, r0, r3, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbvs r6, [r4, #-3940]! @ 0xfffff09c │ │ │ │ │ cmnvc r4, #120 @ 0x78 │ │ │ │ │ - rsbscs r6, r0, r9, ror #26 │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + ldrbtpl r6, [r0], #-3433 @ 0xfffff297 │ │ │ │ │ + rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cced08 <__bss_end__@@Base+0x5d1658> │ │ │ │ │ - andeq r3, r0, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cced10 <__bss_end__@@Base+0x5d1660> │ │ │ │ │ + cmnvs r5, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ - stclvs 2, cr7, [pc, #-448]! @ cced44 <__bss_end__@@Base+0x5d1694> │ │ │ │ │ - rsbscs r7, r2, r0, ror r4 │ │ │ │ │ - strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ + stclvs 2, cr7, [pc, #-448]! @ cced4c <__bss_end__@@Base+0x5d169c> │ │ │ │ │ + rsbvc r7, lr, r0, ror r4 │ │ │ │ │ + @ instruction: 0x61207475 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cced60 <__bss_end__@@Base+0x5d16b0> │ │ │ │ │ - ldrbvc r7, [r0, #-1074]! @ 0xfffffbce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cced68 <__bss_end__@@Base+0x5d16b8> │ │ │ │ │ + andeq r3, r0, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + rsbseq r6, r9, ip, ror #2 │ │ │ │ │ strbvs r6, [r4, #-3669]! @ 0xfffff1ab │ │ │ │ │ strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ - cmnvs lr, #100, 10 @ 0x19000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cceda8 <__bss_end__@@Base+0x5d16f8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccedb0 <__bss_end__@@Base+0x5d1700> │ │ │ │ │ + rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - andeq r4, r0, r3, ror r0 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ ldrbvs r6, [sl, #-1634]! @ 0xfffff99e │ │ │ │ │ sbceq r6, r6, r4, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccede8 <__bss_end__@@Base+0x5d1738> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccedf0 <__bss_end__@@Base+0x5d1740> │ │ │ │ │ + @ instruction: 0x6d6d7932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ ccedec <__bss_end__@@Base+0x5d173c> │ │ │ │ │ - andeq r4, r0, r3, lsr r0 │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #108, 18 @ 0x1b0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccee38 <__bss_end__@@Base+0x5d1788> │ │ │ │ │ - strbvs r6, [r6, #-3633]! @ 0xfffff1cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccee40 <__bss_end__@@Base+0x5d1790> │ │ │ │ │ + ldrbvs r5, [r2, #-3889]! @ 0xfffff0cf │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs r7!, {r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ smcvs 34356 @ 0x8634 │ │ │ │ │ - stclcs 0, cr7, [pc, #-456]! @ ccee50 <__bss_end__@@Base+0x5d17a0> │ │ │ │ │ - andeq r4, r0, r1, lsr r0 │ │ │ │ │ + cmnvs lr, #114 @ 0x72 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccee70 <__bss_end__@@Base+0x5d17c0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccee78 <__bss_end__@@Base+0x5d17c8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbscs r7, r2, r2, ror r3 │ │ │ │ │ - stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r2, ror r3 │ │ │ │ │ + andeq r4, r0, fp, lsl r1 │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ ldclvs 1, cr6, [r9], #-456 @ 0xfffffe38 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ │ │ │ │ │ + stmdbvs ip!, {r0, r1, r2, r3, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cceea0 <__bss_end__@@Base+0x5d17f0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cceea8 <__bss_end__@@Base+0x5d17f8> │ │ │ │ │ + andeq r7, r0, r2, lsr r2 │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ rsbsvc r5, r0, #104, 30 @ 0x1a0 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - cmpvs r6, r4, ror r0 │ │ │ │ │ + rsbscs r6, r3, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cceed8 <__bss_end__@@Base+0x5d1828> │ │ │ │ │ - rsbvs r7, pc, #805306371 @ 0x30000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cceee0 <__bss_end__@@Base+0x5d1830> │ │ │ │ │ + andeq r4, r0, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x6769735f │ │ │ │ │ svcpl 0x0064656e │ │ │ │ │ - blvs 2867694 <_edata@@Base+0x614694> │ │ │ │ │ + blvs 286769c <_edata@@Base+0x61469c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccef20 <__bss_end__@@Base+0x5d1870> │ │ │ │ │ - andeq r4, r0, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccef28 <__bss_end__@@Base+0x5d1878> │ │ │ │ │ + stmdbvc ip!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - blvs 25a7690 <_edata@@Base+0x354690> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + blvs 25a7698 <_edata@@Base+0x354698> │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccef68 <__bss_end__@@Base+0x5d18b8> │ │ │ │ │ - andeq r7, r0, r1, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccef70 <__bss_end__@@Base+0x5d18c0> │ │ │ │ │ + strbvs r6, [sp, #-3889]! @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ - strbtvc r7, [pc], #-615 @ ccf150 <__bss_end__@@Base+0x5d1aa0> │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ + strbtvc r7, [pc], #-615 @ ccf158 <__bss_end__@@Base+0x5d1aa8> │ │ │ │ │ svcpl 0x0068637a │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r6, r3, r8, ror #10 │ │ │ │ │ + @ instruction: 0x6d6d7968 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccefb0 <__bss_end__@@Base+0x5d1900> │ │ │ │ │ - andeq r7, r0, r3, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccefb8 <__bss_end__@@Base+0x5d1908> │ │ │ │ │ + rsbsvc r6, r3, r3, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ subsvc r6, pc, r1, ror #24 │ │ │ │ │ cmnvc r9, #28416 @ 0x6f00 │ │ │ │ │ rsbsvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbseq r6, r9, lr, ror #2 │ │ │ │ │ - andeq r4, r0, pc, lsl r3 │ │ │ │ │ + ldrbtvc r6, [r3], #-366 @ 0xfffffe92 │ │ │ │ │ + sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf008 <__bss_end__@@Base+0x5d1958> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf010 <__bss_end__@@Base+0x5d1960> │ │ │ │ │ + andeq r4, r0, r3, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbscs r6, r2, lr, ror #10 │ │ │ │ │ - ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ + rsbseq r6, r2, lr, ror #10 │ │ │ │ │ + andeq r4, r0, sl, asr #7 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ rsbsvc r7, r9, pc, asr r4 │ │ │ │ │ - ldrbtvc r7, [r2], #-1381 @ 0xfffffa9b │ │ │ │ │ - cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ + cdpvs 14, 6, cr6, cr15, cr5, {3} │ │ │ │ │ + strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf050 <__bss_end__@@Base+0x5d19a0> │ │ │ │ │ - rsbcc r6, r9, #3276800 @ 0x320000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf058 <__bss_end__@@Base+0x5d19a8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r7, [r5], #-624 @ 0xfffffd90 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf088 <__bss_end__@@Base+0x5d19d8> │ │ │ │ │ - andeq r6, r0, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf090 <__bss_end__@@Base+0x5d19e0> │ │ │ │ │ + cmnvc r0, #3136 @ 0xc40 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs r6, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ strbvc r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ svcvs 0x005f6563 │ │ │ │ │ rsbvc r6, r5, #1912602624 @ 0x72000000 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + andeq r4, r0, r7, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf0d0 <__bss_end__@@Base+0x5d1a20> │ │ │ │ │ - cmnvc r5, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf0d8 <__bss_end__@@Base+0x5d1a28> │ │ │ │ │ + rsbscs r6, r4, r3, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r4, r0, r3, ror #8 │ │ │ │ │ rsbvc r6, r4, #1627389952 @ 0x61000000 │ │ │ │ │ sbceq r7, r6, pc, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf110 <__bss_end__@@Base+0x5d1a60> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf118 <__bss_end__@@Base+0x5d1a68> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbeq r7, r1, r2, ror #4 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ strbtvc r6, [r4], #-2423 @ 0xfffff689 │ │ │ │ │ sbceq r8, r6, r8, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf160 <__bss_end__@@Base+0x5d1ab0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf168 <__bss_end__@@Base+0x5d1ab8> │ │ │ │ │ + ldrbtvc r7, [r3], #-563 @ 0xfffffdcd │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 272a4a8 <_edata@@Base+0x4d74a8> │ │ │ │ │ + bvc 272a4b0 <_edata@@Base+0x4d74b0> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - sbceq r4, r6, r4, asr fp │ │ │ │ │ + stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - ldclvs 12, cr6, [pc, #-388] @ ccf1bc <__bss_end__@@Base+0x5d1b0c> │ │ │ │ │ + ldclvs 12, cr6, [pc, #-388] @ ccf1c4 <__bss_end__@@Base+0x5d1b14> │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr15, {3} │ │ │ │ │ - cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf1a0 <__bss_end__@@Base+0x5d1af0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf1a8 <__bss_end__@@Base+0x5d1af8> │ │ │ │ │ + cmnvs r5, #50 @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-396]! @ ccf204 <__bss_end__@@Base+0x5d1b54> │ │ │ │ │ - andeq r0, r0, r2, lsr r8 │ │ │ │ │ + cmpvs r2, r3, ror #6 │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ ccf1e4 <__bss_end__@@Base+0x5d1b34> │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf1f0 <__bss_end__@@Base+0x5d1b40> │ │ │ │ │ - andeq r0, r0, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf1f8 <__bss_end__@@Base+0x5d1b48> │ │ │ │ │ + svcvs 0x00727231 │ │ │ │ │ ldclvs 8, cr7, [r0], #-276 @ 0xfffffeec │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ stclvs 3, cr5, [r9, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x66696c70 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r3!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - blvs 2967994 <_edata@@Base+0x714994> │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + blvs 296799c <_edata@@Base+0x71499c> │ │ │ │ │ cmnvs r6, r5, ror #8 │ │ │ │ │ - rsbscs r7, r2, r2, ror r0 │ │ │ │ │ - @ instruction: 0x676f7250 │ │ │ │ │ + rsbcs r7, sp, r2, ror r0 │ │ │ │ │ + strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf240 <__bss_end__@@Base+0x5d1b90> │ │ │ │ │ - rsbsvc r7, r0, #51 @ 0x33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf248 <__bss_end__@@Base+0x5d1b98> │ │ │ │ │ + andeq r6, r0, r3, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - andeq r0, r0, lr, rrx │ │ │ │ │ + rsbcs r6, lr, lr, ror #2 │ │ │ │ │ cmnvc pc, #-2080374783 @ 0x84000001 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf270 <__bss_end__@@Base+0x5d1bc0> │ │ │ │ │ - cmnvc r5, #12544 @ 0x3100 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf278 <__bss_end__@@Base+0x5d1bc8> │ │ │ │ │ + stccc 3, cr7, [r0], #-196 @ 0xffffff3c │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ ccf278 <__bss_end__@@Base+0x5d1bc8> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ ccf280 <__bss_end__@@Base+0x5d1bd0> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + cmpvs r6, lr, ror #6 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf2b0 <__bss_end__@@Base+0x5d1c00> │ │ │ │ │ - stclvs 15, cr6, [sp, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf2b8 <__bss_end__@@Base+0x5d1c08> │ │ │ │ │ + strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ svcvs 0x00636564 │ │ │ │ │ ldrbvs r6, [pc], -r4, ror #10 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf2f8 <__bss_end__@@Base+0x5d1c48> │ │ │ │ │ - @ instruction: 0x66654431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf300 <__bss_end__@@Base+0x5d1c50> │ │ │ │ │ + rsbeq r6, lr, r1, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ + andeq r0, r0, r1, lsr r1 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - cmnvs r0, r9, ror #16 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00707869 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf340 <__bss_end__@@Base+0x5d1c90> │ │ │ │ │ - andeq r0, r0, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf348 <__bss_end__@@Base+0x5d1c98> │ │ │ │ │ + ldrbvs r7, [r0, #-2354]! @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - andeq r0, r0, r2, lsr r2 │ │ │ │ │ + ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + svcvs 0x00656772 │ │ │ │ │ ldrbvs r7, [r2, -r3, ror #8]! │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf380 <__bss_end__@@Base+0x5d1cd0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf388 <__bss_end__@@Base+0x5d1cd8> │ │ │ │ │ + andeq r6, r0, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - andeq r0, r0, r2, lsr r3 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ andeq r1, r0, pc, asr r0 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf3c0 <__bss_end__@@Base+0x5d1d10> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf3c8 <__bss_end__@@Base+0x5d1d18> │ │ │ │ │ + rsbvs r6, r5, #12544 @ 0x3100 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1447824,1046 +1447340,1044 @@ │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ rsbvc r6, r1, pc, asr ip │ │ │ │ │ strbvs r6, [r3, #-364]! @ 0xfffffe94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf408 <__bss_end__@@Base+0x5d1d58> │ │ │ │ │ - @ instruction: 0x6c616932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf410 <__bss_end__@@Base+0x5d1d60> │ │ │ │ │ + @ instruction: 0x676f4c32 │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - svcvs 0x00656c62 │ │ │ │ │ + strbtvc r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ ldrbvs r6, [r6, #-371]! @ 0xfffffe8d │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - rsbsvc r7, r3, #-268435450 @ 0xf0000006 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ ccf5ec <__bss_end__@@Base+0x5d1f3c> │ │ │ │ │ + cmnvc r3, #-268435450 @ 0xf0000006 │ │ │ │ │ + rsbvc r7, r9, r3, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf440 <__bss_end__@@Base+0x5d1d90> │ │ │ │ │ - ldrbtvc r6, [r8], #-1329 @ 0xfffffacf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf448 <__bss_end__@@Base+0x5d1d98> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, ror #24 │ │ │ │ │ + ldrbtvc r6, [r3], #-3169 @ 0xfffff39f │ │ │ │ │ svcvs 0x00766970 │ │ │ │ │ smcvs 54772 @ 0xd5f4 │ │ │ │ │ ldmdavc r3!, {r3, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + ldrbtvc r7, [r3], #-872 @ 0xfffffc98 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf488 <__bss_end__@@Base+0x5d1dd8> │ │ │ │ │ - ldrbvs r6, [r6, #-3635]! @ 0xfffff1cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf490 <__bss_end__@@Base+0x5d1de0> │ │ │ │ │ + cmnvs r2, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - cdpvs 5, 7, cr6, cr8, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r8, #108, 10 @ 0x1b000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ cmnvc r4, #1680 @ 0x690 │ │ │ │ │ - rsbscs r6, r2, r9, ror #28 │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + cmnvc r5, #1680 @ 0x690 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf4d0 <__bss_end__@@Base+0x5d1e20> │ │ │ │ │ - rsbscs r6, r2, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf4d8 <__bss_end__@@Base+0x5d1e28> │ │ │ │ │ + blvs 252bf5c <_edata@@Base+0x2d8f5c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-404]! @ ccf524 <__bss_end__@@Base+0x5d1e74> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ svcpl 0x00676e69 │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - ldclvs 4, cr7, [pc, #-388] @ ccf54c <__bss_end__@@Base+0x5d1e9c> │ │ │ │ │ - rsbscs r6, r3, r9, ror #28 │ │ │ │ │ + ldclvs 4, cr7, [pc, #-388] @ ccf554 <__bss_end__@@Base+0x5d1ea4> │ │ │ │ │ + rsbvc r6, r1, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf528 <__bss_end__@@Base+0x5d1e78> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf530 <__bss_end__@@Base+0x5d1e80> │ │ │ │ │ + sbceq r8, r6, r3, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ stclcs 14, cr6, [r7, #-420]! @ 0xfffffe5c │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - rsbeq r7, lr, r1, ror #8 │ │ │ │ │ + stmdbvs lr!, {r0, r5, r6, sl, ip, sp, lr} │ │ │ │ │ @ instruction: 0x6c746974 │ │ │ │ │ teqcc ip, r5, rrx │ │ │ │ │ - stclcs 6, cr6, [pc, #-248]! @ ccf628 <__bss_end__@@Base+0x5d1f78> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #260046848 @ 0xf800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf578 <__bss_end__@@Base+0x5d1ec8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf580 <__bss_end__@@Base+0x5d1ed0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvc r6, [r2, #-1380]! @ 0xfffffa9c │ │ │ │ │ - strbtvs r6, [pc], #-3431 @ ccf75c <__bss_end__@@Base+0x5d20ac> │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ ccf5cc <__bss_end__@@Base+0x5d1f1c> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + strbtvs r6, [pc], #-3431 @ ccf764 <__bss_end__@@Base+0x5d20b4> │ │ │ │ │ + blvs 25a7cfc <_edata@@Base+0x354cfc> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf5b8 <__bss_end__@@Base+0x5d1f08> │ │ │ │ │ - andeq r7, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf5c0 <__bss_end__@@Base+0x5d1f10> │ │ │ │ │ + stmdavc r5!, {r1, r4, r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ │ + vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ rsbseq r6, r8, r6, ror #18 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf5f8 <__bss_end__@@Base+0x5d1f48> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf600 <__bss_end__@@Base+0x5d1f50> │ │ │ │ │ + cmnvc ip, r1, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ - ldrbvc r7, [pc], #-880 @ ccf7d8 <__bss_end__@@Base+0x5d2128> │ │ │ │ │ + ldrbvc r7, [pc], #-880 @ ccf7e0 <__bss_end__@@Base+0x5d2130> │ │ │ │ │ svcpl 0x006d7265 │ │ │ │ │ stclvs 15, cr6, [sp, #-396]! @ 0xfffffe74 │ │ │ │ │ - cmnvs r4, r1, ror #28 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf638 <__bss_end__@@Base+0x5d1f88> │ │ │ │ │ - cmnvs r5, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf640 <__bss_end__@@Base+0x5d1f90> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00736e6f │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ strbvc r6, [ip, #-3939]! @ 0xfffff09d │ │ │ │ │ rsbvc r6, pc, sp, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf660 <__bss_end__@@Base+0x5d1fb0> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf668 <__bss_end__@@Base+0x5d1fb8> │ │ │ │ │ + @ instruction: 0x6c616933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r7, [r9, #-620]! @ 0xfffffd94 │ │ │ │ │ sbceq r8, r6, sp, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf6a8 <__bss_end__@@Base+0x5d1ff8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf6b0 <__bss_end__@@Base+0x5d2000> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvs r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - cmpvc pc, #7104 @ 0x1bc0 │ │ │ │ │ + ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + ldrbvc r7, [pc], #-1134 @ ccf894 <__bss_end__@@Base+0x5d21e4> │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ strbvc r6, [r1, #-863]! @ 0xfffffca1 │ │ │ │ │ - ldmdbvs r9!, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ │ + rsbseq r6, r9, r3, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf6f0 <__bss_end__@@Base+0x5d2040> │ │ │ │ │ - @ instruction: 0x27746e32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf6f8 <__bss_end__@@Base+0x5d2048> │ │ │ │ │ + strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ cmnvs r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ eorpl r7, r0, #104, 18 @ 0x1a0000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - andeq r6, r0, ip, ror #10 │ │ │ │ │ + ldrbvc r6, [pc], #-1388 @ ccf8cc <__bss_end__@@Base+0x5d221c> │ │ │ │ │ stclvs 14, cr6, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbeq r7, r5, lr, rrx │ │ │ │ │ - andeq r7, r0, r9, lsr #15 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf728 <__bss_end__@@Base+0x5d2078> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf730 <__bss_end__@@Base+0x5d2080> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 272aa70 <_edata@@Base+0x4d7a70> │ │ │ │ │ + bvc 272aa78 <_edata@@Base+0x4d7a78> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - rsbscs r4, r3, r4, asr fp │ │ │ │ │ + rsbvc r4, r1, r4, asr fp │ │ │ │ │ ldmdbvs r3!, {r0, r5, r6, r9, sp, lr}^ │ │ │ │ │ sbceq r7, r6, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf758 <__bss_end__@@Base+0x5d20a8> │ │ │ │ │ - cmnvs r9, #800 @ 0x320 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf760 <__bss_end__@@Base+0x5d20b0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ ccf7b4 <__bss_end__@@Base+0x5d2104> │ │ │ │ │ + andeq r9, r0, r2, lsr ip │ │ │ │ │ strbtvc r7, [r9], #-1393 @ 0xfffffa8f │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf7a0 <__bss_end__@@Base+0x5d20f0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf7a8 <__bss_end__@@Base+0x5d20f8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvs r9, #1342177287 @ 0x50000007 │ │ │ │ │ sbceq r6, r6, r3, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf7e0 <__bss_end__@@Base+0x5d2130> │ │ │ │ │ - andeq sl, r0, r2, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf7e8 <__bss_end__@@Base+0x5d2138> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbsvc r6, r2, r3, ror pc │ │ │ │ │ - @ instruction: 0x61207475 │ │ │ │ │ + svcmi 0x00726f73 │ │ │ │ │ + ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r4, #-374]! @ 0xfffffe8a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf820 <__bss_end__@@Base+0x5d2170> │ │ │ │ │ - sbceq r8, r6, r1, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf828 <__bss_end__@@Base+0x5d2178> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ sbceq r8, r6, r0, ror sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf860 <__bss_end__@@Base+0x5d21b0> │ │ │ │ │ - ldrbtvs r6, [r2], #-3890 @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf868 <__bss_end__@@Base+0x5d21b8> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ rsbeq r6, sp, r2, ror r5 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf8a8 <__bss_end__@@Base+0x5d21f8> │ │ │ │ │ - rsbseq r6, r6, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf8b0 <__bss_end__@@Base+0x5d2200> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + cdpvs 3, 6, cr7, cr5, cr5, {3} │ │ │ │ │ rsbvc r7, r1, #115 @ 0x73 │ │ │ │ │ svcpl 0x00366573 │ │ │ │ │ svcvs 0x00706d69 │ │ │ │ │ - andeq r7, r0, r2, ror r4 │ │ │ │ │ + sbceq r7, r6, r2, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf8f0 <__bss_end__@@Base+0x5d2240> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf8f8 <__bss_end__@@Base+0x5d2248> │ │ │ │ │ + subspl r4, r3, r3, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ + ldrbtvc r7, [r0], #-872 @ 0xfffffc98 │ │ │ │ │ + rsbcs r7, r5, r9, ror #12 │ │ │ │ │ @ instruction: 0x76657250 │ │ │ │ │ cmnvc r5, #420 @ 0x1a4 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + cmnpl r4, #112, 10 @ 0x1c000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf938 <__bss_end__@@Base+0x5d2288> │ │ │ │ │ - svcvs 0x00725f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf940 <__bss_end__@@Base+0x5d2290> │ │ │ │ │ + smmlarpl r9, r1, r5, r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ ldrbvs r6, [pc], -r2, ror #12 │ │ │ │ │ svcpl 0x006e696d │ │ │ │ │ stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strbvc r6, [r1, -ip, ror #2]! │ │ │ │ │ + subsvs r6, pc, #108, 2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf980 <__bss_end__@@Base+0x5d22d0> │ │ │ │ │ - rsbcc r5, r9, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf988 <__bss_end__@@Base+0x5d22d8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - svcpl 0x0066616c │ │ │ │ │ - rsbvs r6, r9, #499122176 @ 0x1dc00000 │ │ │ │ │ + stclcs 1, cr6, [ip, #-432]! @ 0xfffffe50 │ │ │ │ │ + smlsldmi r5, pc, r0, r2 @ │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ ldclvs 1, cr6, [r9], #-456 @ 0xfffffe38 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + svceq 0x00095432 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf9c8 <__bss_end__@@Base+0x5d2318> │ │ │ │ │ - rsbcs r6, ip, r2, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccf9d0 <__bss_end__@@Base+0x5d2320> │ │ │ │ │ + @ instruction: 0x56206d32 │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccf9f8 <__bss_end__@@Base+0x5d2348> │ │ │ │ │ - @ instruction: 0x562d4c31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfa00 <__bss_end__@@Base+0x5d2350> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdapl r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ ldrbtvs r6, [r2], #-3914 @ 0xfffff0b6 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-388]! @ ccfa6c <__bss_end__@@Base+0x5d23bc> │ │ │ │ │ + pushmi {r1, r4, r5, r8, sl, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfa40 <__bss_end__@@Base+0x5d2390> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfa48 <__bss_end__@@Base+0x5d2398> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfa78 <__bss_end__@@Base+0x5d23c8> │ │ │ │ │ - stccs 15, cr0, [r2, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfa80 <__bss_end__@@Base+0x5d23d0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbspl r6, r3, r1, ror #24 │ │ │ │ │ + rsbseq r6, r3, r1, ror #24 │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfab8 <__bss_end__@@Base+0x5d2408> │ │ │ │ │ - subspl r4, r3, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfac0 <__bss_end__@@Base+0x5d2410> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbscs r7, r4, r0, ror r5 │ │ │ │ │ + ldrbtvc r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ - blvs 24a9268 <_edata@@Base+0x256268> │ │ │ │ │ + blvs 24a9270 <_edata@@Base+0x256270> │ │ │ │ │ cdpvs 5, 6, cr6, cr9, cr12, {3} │ │ │ │ │ - cmnvs r2, r3, lsr r4 │ │ │ │ │ - svcvs 0x0066736e │ │ │ │ │ + svceq 0x000f6d33 │ │ │ │ │ + strbmi r2, [lr, #-1071] @ 0xfffffbd1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfaf8 <__bss_end__@@Base+0x5d2448> │ │ │ │ │ - sbceq r8, r6, r2, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfb00 <__bss_end__@@Base+0x5d2450> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + cmnvs r3, #-1811939327 @ 0x94000001 │ │ │ │ │ rsbvc r6, sp, r8, ror #30 │ │ │ │ │ svcpl 0x006b6361 │ │ │ │ │ cmnvc ip, #112, 30 @ 0x1c0 │ │ │ │ │ - rsbcs r7, r5, r9, ror r3 │ │ │ │ │ + ldmdbvs r4!, {r0, r3, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfb40 <__bss_end__@@Base+0x5d2490> │ │ │ │ │ - stmdbmi r4, {r0, r1, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfb48 <__bss_end__@@Base+0x5d2498> │ │ │ │ │ + sbceq r8, r6, r3, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r8, ror #30 │ │ │ │ │ - cdpvs 3, 6, cr6, cr11, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ sbceq r8, r6, r5, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfb80 <__bss_end__@@Base+0x5d24d0> │ │ │ │ │ - ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfb88 <__bss_end__@@Base+0x5d24d8> │ │ │ │ │ + sbceq r8, r6, r2, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - cmpvs r6, r7, rrx │ │ │ │ │ + rsbscs r6, r3, r7, ror #10 │ │ │ │ │ strbvs r6, [lr, -ip, ror #10]! │ │ │ │ │ sbceq r6, r6, r4, ror r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfbc0 <__bss_end__@@Base+0x5d2510> │ │ │ │ │ - rsbspl r6, r3, r1, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfbc8 <__bss_end__@@Base+0x5d2518> │ │ │ │ │ + sbceq r8, r6, r1, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbvs r6, r5, #6488064 @ 0x630000 │ │ │ │ │ strbvs r7, [r8, #-889]! @ 0xfffffc87 │ │ │ │ │ - rsbscs r5, r4, r6, ror pc │ │ │ │ │ - rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + cmnpl r3, #1776 @ 0x6f0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfc08 <__bss_end__@@Base+0x5d2558> │ │ │ │ │ - strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfc10 <__bss_end__@@Base+0x5d2560> │ │ │ │ │ + svceq 0x00455433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - cdpeq 3, 6, cr7, cr5, cr12, {3} │ │ │ │ │ - streq r0, [pc, #-2050] @ ccf5fa <__bss_end__@@Base+0x5d1f4a> │ │ │ │ │ + rsbvc r7, r1, #108, 6 @ 0xb0000001 │ │ │ │ │ + svcpl 0x00366573 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbvs r3, [pc], #-1640 @ ccfe04 <__bss_end__@@Base+0x5d2754> │ │ │ │ │ - strbtvs r6, [pc], #-869 @ ccfe08 <__bss_end__@@Base+0x5d2758> │ │ │ │ │ - pushmi {r0, r2, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + ldrbvs r3, [pc], #-1640 @ ccfe0c <__bss_end__@@Base+0x5d275c> │ │ │ │ │ + strbtvs r6, [pc], #-869 @ ccfe10 <__bss_end__@@Base+0x5d2760> │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfc60 <__bss_end__@@Base+0x5d25b0> │ │ │ │ │ - stmdaeq r3, {r0, r1, r4, r5, r9, sl, fp} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfc68 <__bss_end__@@Base+0x5d25b8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcmi 0x00557368 │ │ │ │ │ - andeq r4, pc, #84, 10 @ 0x15000000 │ │ │ │ │ + stmdavc sp!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ svcvs 0x00745f6c │ │ │ │ │ - bvc 2b2dfd0 <_edata@@Base+0x8dafd0> │ │ │ │ │ + bvc 2b2dfd8 <_edata@@Base+0x8dafd8> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfca8 <__bss_end__@@Base+0x5d25f8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfcb0 <__bss_end__@@Base+0x5d2600> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ ccfe84 <__bss_end__@@Base+0x5d27d4> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ ccfe8c <__bss_end__@@Base+0x5d27dc> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbteq r7, [r1], -r2, ror #4 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ - rsbsvc r7, r5, r3, ror r0 │ │ │ │ │ - svcpl 0x00746f6c │ │ │ │ │ + rsbvs r7, sp, #115 @ 0x73 │ │ │ │ │ + rsbvc r7, r5, #1593835520 @ 0x5f000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfcf0 <__bss_end__@@Base+0x5d2640> │ │ │ │ │ - mcrvs 13, 3, r6, cr1, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfcf8 <__bss_end__@@Base+0x5d2648> │ │ │ │ │ + ldmdbpl r3, {r0, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ - ldclmi 14, cr6, [r3, #-444]! @ 0xfffffe44 │ │ │ │ │ + svcpl 0x0073676e │ │ │ │ │ + stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ rsbeq r6, r7, r5, ror r6 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfd30 <__bss_end__@@Base+0x5d2680> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfd38 <__bss_end__@@Base+0x5d2688> │ │ │ │ │ + mcrrmi 5, 3, r5, ip, cr2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - ldrbmi r2, [r3, #-3187] @ 0xfffff38d │ │ │ │ │ - stclvs 3, cr7, [pc, #-420]! @ ccfd74 <__bss_end__@@Base+0x5d26c4> │ │ │ │ │ + @ instruction: 0x77726f73 │ │ │ │ │ + cmnvs r2, pc, asr r7 │ │ │ │ │ + stclvs 3, cr7, [pc, #-420]! @ ccfd7c <__bss_end__@@Base+0x5d26cc> │ │ │ │ │ ldmdavs r0!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - svcmi 0x006d7369 │ │ │ │ │ - streq r4, [pc, #-1364] @ ccf9d0 <__bss_end__@@Base+0x5d2320> │ │ │ │ │ + stmdbvs sp!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfd78 <__bss_end__@@Base+0x5d26c8> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfd80 <__bss_end__@@Base+0x5d26d0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcmi 0x00557368 │ │ │ │ │ - streq r4, [pc, #-1364] @ ccfa08 <__bss_end__@@Base+0x5d2358> │ │ │ │ │ + strbtvs r7, [lr], #-872 @ 0xfffffc98 │ │ │ │ │ + cdpvs 13, 5, cr6, cr15, cr15, {3} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs ip!, {r0, r1, r2, r3, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, sp, ror #18 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ - stmdbvs lr!, {r0, r5, r6, sl, fp, sp, lr} │ │ │ │ │ + subspl r6, r3, #24832 @ 0x6100 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfdc8 <__bss_end__@@Base+0x5d2718> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfdd0 <__bss_end__@@Base+0x5d2720> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - svcpl 0x0072656e │ │ │ │ │ - cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ + svcmi 0x0072656e │ │ │ │ │ + strbpl r4, [r1], #-3410 @ 0xfffff2ae │ │ │ │ │ cmnvc r1, #-268435450 @ 0xf0000006 │ │ │ │ │ sbceq r8, r6, r5, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfe08 <__bss_end__@@Base+0x5d2758> │ │ │ │ │ - subpl r4, pc, #51380224 @ 0x3100000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfe10 <__bss_end__@@Base+0x5d2760> │ │ │ │ │ + rsbcs r6, lr, r1, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ + strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ strbvc r7, [pc, -r2, ror #4]! │ │ │ │ │ rsbseq r6, r2, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfe48 <__bss_end__@@Base+0x5d2798> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfe50 <__bss_end__@@Base+0x5d27a0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfe80 <__bss_end__@@Base+0x5d27d0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ cd0040 <__bss_end__@@Base+0x5d2990> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfe88 <__bss_end__@@Base+0x5d27d8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ cd0048 <__bss_end__@@Base+0x5d2998> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvs r6, [r2, #-2404]! @ 0xfffff69c │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - stclcs 3, cr6, [r5, #-484]! @ 0xfffffe1c │ │ │ │ │ - strbpl r5, [pc], #-1361 @ cd005c <__bss_end__@@Base+0x5d29ac> │ │ │ │ │ + ldclvs 1, cr6, [r2, #-484]! @ 0xfffffe1c │ │ │ │ │ + cmnvs r9, #1776 @ 0x6f0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccfeb0 <__bss_end__@@Base+0x5d2800> │ │ │ │ │ - ldrbmi r6, [r2, #-1329]! @ 0xfffffacf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccfeb8 <__bss_end__@@Base+0x5d2808> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldrbvs r5, [r2, #-3956]! @ 0xfffff08c │ │ │ │ │ - movtpl r4, #37987 @ 0x9463 │ │ │ │ │ + strbtvs r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ + subsvs r6, pc, #7104 @ 0x1bc0 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ rsbsvc r6, r9, pc, asr r8 │ │ │ │ │ strbvs r7, [r7, #-613]! @ 0xfffffd9b │ │ │ │ │ strbtvc r6, [r5], #-3439 @ 0xfffff291 │ │ │ │ │ - stmdbvs r3!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + strbmi r6, [r3, #-2418]! @ 0xfffff68e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccff10 <__bss_end__@@Base+0x5d2860> │ │ │ │ │ - stclvs 5, cr7, [ip], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccff18 <__bss_end__@@Base+0x5d2868> │ │ │ │ │ + stclvs 4, cr6, [pc, #-200]! @ cd000c <__bss_end__@@Base+0x5d295c> │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - svcvs 0x006c656c │ │ │ │ │ + @ instruction: 0x512d656c │ │ │ │ │ ldrbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccff48 <__bss_end__@@Base+0x5d2898> │ │ │ │ │ - beq 20e4dc8 <__bss_end__@@Base+0x19e7718> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccff50 <__bss_end__@@Base+0x5d28a0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - andeq r7, r1, #-872415231 @ 0xcc000001 │ │ │ │ │ - stccs 15, cr0, [r5, #-24] @ 0xffffffe8 │ │ │ │ │ + rsbvc r7, r1, r3, ror r2 │ │ │ │ │ + stmdbvs r5!, {r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs r5!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cmnvc r9, #108, 24 @ 0x6c00 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccff88 <__bss_end__@@Base+0x5d28d8> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ cd0144 <__bss_end__@@Base+0x5d2a94> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccff90 <__bss_end__@@Base+0x5d28e0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + rsbvc r7, r1, r5, ror #6 │ │ │ │ │ cmnvs r9, #120, 8 @ 0x78000000 │ │ │ │ │ svcvs 0x00725f73 │ │ │ │ │ ldrbvs r6, [r4, #-372]! @ 0xfffffe8c │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ + cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ ccffd0 <__bss_end__@@Base+0x5d2920> │ │ │ │ │ - stclmi 1, cr6, [ip, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ ccffd8 <__bss_end__@@Base+0x5d2928> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r7, r4, #6619136 @ 0x650000 │ │ │ │ │ stclvs 13, cr6, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ rsbsvs r7, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ - rsbsvc r6, r4, r3, ror r5 │ │ │ │ │ + ldclmi 5, cr6, [r4], #-460 @ 0xfffffe34 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0010 <__bss_end__@@Base+0x5d2960> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0018 <__bss_end__@@Base+0x5d2968> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ cmnvs r4, #465567744 @ 0x1bc00000 │ │ │ │ │ rsbseq r6, r2, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0048 <__bss_end__@@Base+0x5d2998> │ │ │ │ │ - sbceq r8, r6, r1, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0050 <__bss_end__@@Base+0x5d29a0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - ldrbvs r6, [pc], #-878 @ cd0230 <__bss_end__@@Base+0x5d2b80> │ │ │ │ │ + ldrbvs r6, [pc], #-878 @ cd0238 <__bss_end__@@Base+0x5d2b88> │ │ │ │ │ ldrbvs r6, [r2, #-1893]! @ 0xfffff89b │ │ │ │ │ - svcmi 0x00726f65 │ │ │ │ │ - strbpl r4, [r1], #-3410 @ 0xfffff2ae │ │ │ │ │ + rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ + rsbseq r7, r4, sp, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0090 <__bss_end__@@Base+0x5d29e0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0098 <__bss_end__@@Base+0x5d29e8> │ │ │ │ │ + eorpl r0, pc, #-939524096 @ 0xc8000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - rsbscs r6, r2, lr, ror #10 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + ldclcs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ + @ instruction: 0x56544553 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ stclvs 5, cr7, [ip], #-392 @ 0xfffffe78 │ │ │ │ │ - ldrbvs r6, [r2, #-368]! @ 0xfffffe90 │ │ │ │ │ + svccs 0x00060f07 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd00d8 <__bss_end__@@Base+0x5d2a28> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd00e0 <__bss_end__@@Base+0x5d2a30> │ │ │ │ │ + mrceq 6, 2, r5, cr6, cr2, {1} │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, r2, ror #24 │ │ │ │ │ + stmdbeq r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ svcpl 0x00676e70 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0108 <__bss_end__@@Base+0x5d2a58> │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ cd02c8 <__bss_end__@@Base+0x5d2c18> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0110 <__bss_end__@@Base+0x5d2a60> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ cd02d0 <__bss_end__@@Base+0x5d2c20> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcvs 0x00706968 │ │ │ │ │ sbceq r8, r6, r7, ror sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0130 <__bss_end__@@Base+0x5d2a80> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0138 <__bss_end__@@Base+0x5d2a88> │ │ │ │ │ + rsbsvc r6, r4, #1073741836 @ 0x4000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ - strbvs r6, [pc, #-863]! @ ccffbd <__bss_end__@@Base+0x5d290d> │ │ │ │ │ - ldclcs 6, cr6, [r3, #-408]! @ 0xfffffe68 │ │ │ │ │ - stcmi 5, cr0, [pc, #-200]! @ cd025c <__bss_end__@@Base+0x5d2bac> │ │ │ │ │ + strbvs r6, [pc, #-863]! @ ccffc5 <__bss_end__@@Base+0x5d2915> │ │ │ │ │ + cmnvs r3, #106954752 @ 0x6600000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0178 <__bss_end__@@Base+0x5d2ac8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0180 <__bss_end__@@Base+0x5d2ad0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ - mcrrmi 7, 6, r7, r6, cr15 │ │ │ │ │ - svceq 0x00094741 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r6, [r3], #-2408 @ 0xfffff698 │ │ │ │ │ cmnvs r2, pc, ror #14 │ │ │ │ │ - stclcs 6, cr6, [pc, #-436]! @ cd01b4 <__bss_end__@@Base+0x5d2b04> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + cmpvs r2, sp, rrx │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ cd01bc <__bss_end__@@Base+0x5d2b0c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd01c0 <__bss_end__@@Base+0x5d2b10> │ │ │ │ │ - stclvs 1, cr6, [r2], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd01c8 <__bss_end__@@Base+0x5d2b18> │ │ │ │ │ + svceq 0x00082a32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr8, {3} │ │ │ │ │ + cmpvs r6, r8, ror #6 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ cd0218 <__bss_end__@@Base+0x5d2b68> │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ cd0220 <__bss_end__@@Base+0x5d2b70> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r3, ror #10 │ │ │ │ │ + cmnvc r4, #415236096 @ 0x18c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0210 <__bss_end__@@Base+0x5d2b60> │ │ │ │ │ - strbtvc r6, [pc], #-3122 @ cd03cc <__bss_end__@@Base+0x5d2d1c> │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ cd02b4 <__bss_end__@@Base+0x5d2c04> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0218 <__bss_end__@@Base+0x5d2b68> │ │ │ │ │ + uqasxpl r6, lr, r2 │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ cd02bc <__bss_end__@@Base+0x5d2c0c> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ cd0224 <__bss_end__@@Base+0x5d2b74> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ cd022c <__bss_end__@@Base+0x5d2b7c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ sbceq r8, r6, r6, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0248 <__bss_end__@@Base+0x5d2b98> │ │ │ │ │ - strbtvc r6, [pc], #-3122 @ cd0404 <__bss_end__@@Base+0x5d2d54> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0250 <__bss_end__@@Base+0x5d2ba0> │ │ │ │ │ + streq r0, [pc, #-2354] @ ccfada <__bss_end__@@Base+0x5d242a> │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ cd0254 <__bss_end__@@Base+0x5d2ba4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ cd025c <__bss_end__@@Base+0x5d2bac> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldrbvs r5, [r7, #-3941]! @ 0xfffff09b │ │ │ │ │ - strbtvc r6, [r8], #-1897 @ 0xfffff897 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ stmdbvs pc!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ @ │ │ │ │ │ mcrvs 3, 3, r7, cr15, cr3, {3} │ │ │ │ │ - stmdbeq r7, {r0, r1, r4, r5, r8, lr}^ │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0280 <__bss_end__@@Base+0x5d2bd0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0288 <__bss_end__@@Base+0x5d2bd8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbvc r6, r5, r2, ror #24 │ │ │ │ │ + cmnvs r5, r2, ror #24 │ │ │ │ │ ldclvs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ rsbeq r6, r5, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd02b0 <__bss_end__@@Base+0x5d2c00> │ │ │ │ │ - sbceq r8, r6, r3, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd02b8 <__bss_end__@@Base+0x5d2c08> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - stclcs 3, cr7, [pc, #-456]! @ cd02b0 <__bss_end__@@Base+0x5d2c00> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ cd047c <__bss_end__@@Base+0x5d2dcc> │ │ │ │ │ + cmnvs lr, #-939524095 @ 0xc8000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbsvc r6, r8, sp, ror #2 │ │ │ │ │ svcvs 0x00706973 │ │ │ │ │ strbtvc r6, [lr], #-2419 @ 0xfffff68d │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd02e0 <__bss_end__@@Base+0x5d2c30> │ │ │ │ │ - cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd02e8 <__bss_end__@@Base+0x5d2c38> │ │ │ │ │ + ldmdbmi r4, {r0, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbpl r5, [r0], #-2163 @ 0xfffff78d │ │ │ │ │ stclvs 12, cr6, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ stclvs 1, cr6, [ip], #-380 @ 0xfffffe84 │ │ │ │ │ - cmnvs r4, #411041792 @ 0x18800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 7, cr7, cr4, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0320 <__bss_end__@@Base+0x5d2c70> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0328 <__bss_end__@@Base+0x5d2c78> │ │ │ │ │ + rsbsvc r7, r0, #3342336 @ 0x330000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbsvc r6, r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ rsbeq r6, r4, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd0368 <__bss_end__@@Base+0x5d2cb8> │ │ │ │ │ - rsbvc r7, pc, r3, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd0370 <__bss_end__@@Base+0x5d2cc0> │ │ │ │ │ + ldrbmi r7, [r0], #-819 @ 0xfffffccd │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ - blvs 2868b0c <_edata@@Base+0x615b0c> │ │ │ │ │ + blvs 2868b14 <_edata@@Base+0x615b14> │ │ │ │ │ ldclvs 3, cr7, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd03a0 <__bss_end__@@Base+0x5d2cf0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd03a8 <__bss_end__@@Base+0x5d2cf8> │ │ │ │ │ + @ instruction: 0x77656e33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #115 @ 0x73 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmncc r4, r9, ror #22 │ │ │ │ │ sbceq r8, r6, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ cd03f0 <__bss_end__@@Base+0x5d2d40> │ │ │ │ │ - @ instruction: 0x56544532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ cd03f8 <__bss_end__@@Base+0x5d2d48> │ │ │ │ │ + mcrvs 3, 3, r6, cr15, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - strbtvs r7, [pc], #-624 @ cd05d8 <__bss_end__@@Base+0x5d2f28> │ │ │ │ │ - rsbseq r6, r4, r5, ror r3 │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + @ instruction: 0x462f0933 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -1461398,19 +1460912,19 @@ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ adcseq r9, r8, r0, lsl #17 │ │ │ │ │ sbceq r8, r0, r0, asr #23 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ ldrsbteq ip, [pc], r0 │ │ │ │ │ - adcseq ip, pc, r8, ror #28 │ │ │ │ │ + adcseq ip, pc, r0, asr #28 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ strheq r9, [r0], #152 @ 0x98 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ adcseq r9, r8, r8, lsr ip │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ adcseq r9, r8, r0, lsr #25 │ │ │ │ │ ldrsbteq r9, [r8], r8 │ │ │ │ │ adcseq r9, r8, r0, lsr sp │ │ │ │ │ adcseq r9, r8, r8, ror #26 │ │ │ │ │ @@ -1461428,36 +1460942,36 @@ │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ adcseq r1, r4, r0, lsr #12 │ │ │ │ │ adcseq sl, r8, r0, asr r1 │ │ │ │ │ adcseq sl, r8, r8, lsl #3 │ │ │ │ │ ldrsbteq sl, [r8], r0 │ │ │ │ │ adcseq sl, r8, r8, lsl #4 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ sbceq r7, r3, r0, lsr pc │ │ │ │ │ strheq r1, [r3], #192 @ 0xc0 │ │ │ │ │ adcseq r1, r4, r0, lsr #7 │ │ │ │ │ adcseq r2, r4, r0, lsl r7 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ - adcseq pc, r3, r8, lsr #6 │ │ │ │ │ + adcseq pc, r3, r0, lsl #6 │ │ │ │ │ ldrshteq sl, [r8], r0 │ │ │ │ │ adcseq sl, r8, r8, lsr #8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r2 │ │ │ │ │ + sbceq lr, r1, r8, lsr r2 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ adcseq sl, r8, r0, asr #9 │ │ │ │ │ strdeq r0, [r2], #48 @ 0x30 │ │ │ │ │ ldrsbteq sl, [sp], r8 │ │ │ │ │ - ldrdeq lr, [r1], #240 @ 0xf0 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + sbceq pc, r1, r8 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ sbceq r4, r0, r0, lsr #27 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ addeq r1, r1, r0, lsl ip │ │ │ │ │ - sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + strdeq r4, [r2], #8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ sbceq lr, r1, r8, asr pc │ │ │ │ │ sbceq r7, r3, r0, lsl #1 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ adcseq ip, pc, r8, lsl #20 │ │ │ │ │ sbceq r8, r3, r8, ror r3 │ │ │ │ │ adcseq sl, r8, r0, ror r8 │ │ │ │ │ @@ -1461471,36 +1460985,36 @@ │ │ │ │ │ adcseq fp, r1, r8, lsl #8 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ ldrsheq r6, [r4], #104 @ 0x68 │ │ │ │ │ sbcseq r6, r4, r0, lsl r7 │ │ │ │ │ adcseq sl, r8, r8, lsr #23 │ │ │ │ │ adcseq sl, r8, r8, ror #23 │ │ │ │ │ - sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #6 │ │ │ │ │ sbceq r1, r2, r8, asr sl │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ sbceq pc, r1, r0, lsr #17 │ │ │ │ │ strdeq r6, [r0], #168 @ 0xa8 │ │ │ │ │ adceq r0, pc, r0, lsl #20 │ │ │ │ │ adceq r0, pc, r8, lsl #22 │ │ │ │ │ adcseq r9, fp, r0, lsl ip │ │ │ │ │ adcseq sl, pc, r8, ror r3 @ │ │ │ │ │ adceq r0, pc, r8, asr sp @ │ │ │ │ │ adceq r0, pc, r8, ror #28 │ │ │ │ │ - adcseq r8, r3, r0, lsr sl │ │ │ │ │ + adcseq r8, r3, r8, asr sl │ │ │ │ │ sbceq r5, r1, r8, asr #12 │ │ │ │ │ strdeq r0, [pc], r0 @ │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ adceq r1, pc, r0, ror r0 @ │ │ │ │ │ adceq r1, pc, r8, ror #1 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - adcseq r9, r3, r0, asr #13 │ │ │ │ │ + adcseq r9, r3, r8, ror #13 │ │ │ │ │ sbceq r3, r0, r0, lsl r2 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ sbceq r5, r0, r0, lsr sl │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq r3, r0, r0, asr #28 │ │ │ │ │ sbceq r7, r3, r0, lsr r0 │ │ │ │ │ sbceq ip, r1, r8, asr #2 │ │ │ │ │ @@ -1461519,15 +1461033,15 @@ │ │ │ │ │ umlalseq sl, r6, r0, lr │ │ │ │ │ strdeq r7, [r2], #88 @ 0x58 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ smulleq lr, r0, r8, r1 │ │ │ │ │ sbceq r1, r3, r0, ror #14 │ │ │ │ │ sbceq r3, r3, r0, lsl #16 │ │ │ │ │ adcseq ip, r2, r8, lsl #4 │ │ │ │ │ - strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ + smulleq r6, r0, r0, r4 │ │ │ │ │ adcseq pc, r6, r8, asr r7 @ │ │ │ │ │ sbceq r4, r3, r8, ror #3 │ │ │ │ │ adcseq r6, r7, r8, lsl pc │ │ │ │ │ smulleq r5, r2, r0, lr │ │ │ │ │ sbceq fp, r2, r0, asr #13 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ sbceq r2, r3, r0, asr #3 │ │ │ │ │ @@ -1461535,18 +1461049,18 @@ │ │ │ │ │ sbceq r0, r3, r8, asr #2 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrshteq r7, [r7], r0 │ │ │ │ │ umlalseq r2, r4, r8, r6 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ sbceq r3, r3, r8 │ │ │ │ │ ldrsbteq r8, [r7], r0 │ │ │ │ │ - sbceq lr, r1, r8, lsr #16 │ │ │ │ │ + strheq lr, [r1], #112 @ 0x70 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ ldrhteq r8, [r7], r0 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ adcseq r8, r7, r0, lsr #12 │ │ │ │ │ adcseq r8, r7, r8, lsr #13 │ │ │ │ │ @@ -1461563,28 +1461077,28 @@ │ │ │ │ │ ldrdeq r3, [r3], #160 @ 0xa0 │ │ │ │ │ adcseq r9, r7, r0, asr #3 │ │ │ │ │ sbceq r0, r3, r8, asr sl │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ adcseq r9, r7, r0, lsl #12 │ │ │ │ │ adcseq r9, r7, r0, asr r6 │ │ │ │ │ sbcseq r9, r4, r0, ror #24 │ │ │ │ │ - sbceq r7, r2, r8, asr pc │ │ │ │ │ + sbceq r7, r2, r0, lsr pc │ │ │ │ │ adcseq r9, r7, r8, asr pc │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ sbceq r9, r3, r8, asr #7 │ │ │ │ │ sbceq r8, r3, r0, lsl r2 │ │ │ │ │ adcseq r0, r4, r8, asr #17 │ │ │ │ │ adcseq ip, r2, r8, lsr #4 │ │ │ │ │ sbceq sl, r0, r0, lsr #12 │ │ │ │ │ adcseq sl, r7, r8, lsl r8 │ │ │ │ │ ldrdeq r3, [r3], #80 @ 0x50 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ - adcseq sl, sp, r8, lsl #10 │ │ │ │ │ + umlalseq sl, sp, r0, r4 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ ldrhteq fp, [r7], r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ umlalseq fp, r7, r0, r2 │ │ │ │ │ adcseq fp, r7, r0, ror #5 │ │ │ │ │ sbceq r6, r3, r8, lsl #30 │ │ │ │ │ @@ -1461593,22 +1461107,22 @@ │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ ldrhteq r9, [sl], r0 │ │ │ │ │ adcseq fp, r7, r0, lsr #15 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ adcseq fp, r7, r8, lsr sl │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq fp, r7, r8, ror pc │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq sl, r0, r0, lsr pc │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ sbceq r4, r0, r0, lsl #6 │ │ │ │ │ adcseq ip, r2, r8, lsr #7 │ │ │ │ │ adcseq ip, r7, r8, ror sp │ │ │ │ │ - strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq fp, r2, r0, ror #29 │ │ │ │ │ sbcseq sp, r3, r0, lsl #7 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq r4, r3, r0, lsl r7 │ │ │ │ │ sbceq r4, r0, r8, lsr r7 │ │ │ │ │ sbceq sl, r0, r0, lsr #7 │ │ │ │ │ @@ -1461627,29 +1461141,29 @@ │ │ │ │ │ adcseq lr, r7, r0, lsl #11 │ │ │ │ │ adcseq lr, r7, r0, lsr r6 │ │ │ │ │ adcseq lr, r7, r8, ror r6 │ │ │ │ │ ldrshteq lr, [r7], r8 │ │ │ │ │ adcseq lr, r7, r0, lsl fp │ │ │ │ │ sbceq r6, r0, r0, lsl #6 │ │ │ │ │ ldrheq sl, [r4], #232 @ 0xe8 │ │ │ │ │ - adcseq r0, r4, r8, ror #13 │ │ │ │ │ + adcseq r0, r4, r0, ror #14 │ │ │ │ │ strheq r9, [r3], #232 @ 0xe8 │ │ │ │ │ sbceq r2, r2, r0, lsl #26 │ │ │ │ │ adcseq pc, r7, r8, lsl #29 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ adcseq r0, r8, r8, lsl r1 │ │ │ │ │ sbceq sl, r0, r0, lsl r7 │ │ │ │ │ ldrsbteq r0, [r8], r8 │ │ │ │ │ adcseq r0, r8, r0, asr r2 │ │ │ │ │ adcseq r9, r3, r8, asr #12 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ sbcseq sp, r3, r0, asr #14 │ │ │ │ │ umlalseq r0, r8, r0, r5 │ │ │ │ │ smulleq r5, r0, r0, r9 │ │ │ │ │ - sbceq r6, r0, r8, asr #2 │ │ │ │ │ + sbceq r6, r0, r0, lsr #2 │ │ │ │ │ sbceq r9, r3, r0, lsr #27 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ adcseq ip, r2, r8, ror #8 │ │ │ │ │ sbcseq sp, r3, r0, lsr #15 │ │ │ │ │ adcseq r0, r8, r8, asr pc │ │ │ │ │ sbcseq sp, r3, r8, lsl #18 │ │ │ │ │ adcseq r1, r8, r0, lsr r0 │ │ │ │ │ @@ -1461711,15 +1461225,15 @@ │ │ │ │ │ adcseq r4, r8, r0, lsr pc │ │ │ │ │ adcseq r4, r8, r0, ror pc │ │ │ │ │ sbcseq sl, r4, r8, lsl #25 │ │ │ │ │ ldrshteq r4, [r8], r8 │ │ │ │ │ adcseq sp, r2, r8, lsr #9 │ │ │ │ │ sbcseq fp, r4, r0, lsl #31 │ │ │ │ │ strheq r8, [r3], #112 @ 0x70 │ │ │ │ │ - sbceq r7, r2, r8, ror #23 │ │ │ │ │ + sbceq r7, r2, r0, asr #23 │ │ │ │ │ sbceq fp, r1, r0, lsr pc │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ sbceq r5, r0, r8, lsr #11 │ │ │ │ │ smullseq lr, r3, r8, pc @ │ │ │ │ │ ldrsheq ip, [r4], #8 │ │ │ │ │ sbcseq lr, r3, r8, asr #31 │ │ │ │ │ sbceq r8, r2, r0, ror #29 │ │ │ │ │ @@ -1461738,62 +1461252,62 @@ │ │ │ │ │ strdeq r8, [r0], #208 @ 0xd0 │ │ │ │ │ smulleq r5, r1, r0, r4 │ │ │ │ │ sbceq r5, r0, r8, lsl #25 │ │ │ │ │ sbcseq r0, r4, r8, asr r1 │ │ │ │ │ adcseq sp, r2, r8, asr #14 │ │ │ │ │ sbceq r5, r0, r0, ror #14 │ │ │ │ │ adcseq r6, r8, r8, lsr r5 │ │ │ │ │ - sbceq sl, r2, r8, asr r0 │ │ │ │ │ + sbceq sl, r2, r0, lsr r0 │ │ │ │ │ sbcseq r0, r4, r0, lsl #4 │ │ │ │ │ adcseq sp, r2, r8, ror #19 │ │ │ │ │ sbceq r7, r0, r8, lsr #11 │ │ │ │ │ adcseq r6, r8, r0, lsr fp │ │ │ │ │ - strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq fp, r2, r0, r4 │ │ │ │ │ adcseq sp, r2, r8, lsl #23 │ │ │ │ │ sbceq r9, r0, r0, ror r1 │ │ │ │ │ ldrsbteq r7, [r8], r8 │ │ │ │ │ strdeq r5, [r2], #208 @ 0xd0 │ │ │ │ │ sbcseq r0, r4, r0, lsr #12 │ │ │ │ │ adcseq r9, fp, r0, ror #29 │ │ │ │ │ adcseq sp, r2, r8, asr #24 │ │ │ │ │ sbceq r4, r0, r8, ror #3 │ │ │ │ │ adcseq r7, r8, r0, ror r9 │ │ │ │ │ ldrsbteq r9, [r9], r8 │ │ │ │ │ ldrheq r0, [r4], #168 @ 0xa8 │ │ │ │ │ - sbceq sl, r0, r8, ror #13 │ │ │ │ │ + sbceq sl, r0, r0, asr #13 │ │ │ │ │ sbceq r3, r2, r8, lsl #10 │ │ │ │ │ strheq sl, [r0], #72 @ 0x48 │ │ │ │ │ adcseq sp, r2, r8, lsr #25 │ │ │ │ │ adcseq r7, r8, r8, lsr pc │ │ │ │ │ adcseq r9, r9, r8, asr #7 │ │ │ │ │ adcseq r8, r8, r0, lsr r3 │ │ │ │ │ adcseq r8, r8, r8, ror #6 │ │ │ │ │ - sbceq r4, r2, r8, asr sl │ │ │ │ │ + sbceq r4, r2, r0, lsl #21 │ │ │ │ │ sbcseq r0, r4, r0, lsl #31 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ adcseq r4, lr, r8, lsr #23 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ ldrdeq r7, [r0], #160 @ 0xa0 │ │ │ │ │ - ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ + sbceq lr, r2, r8, lsl #15 │ │ │ │ │ sbceq ip, r2, r0, ror #19 │ │ │ │ │ ldrsbeq sp, [r3], #40 @ 0x28 │ │ │ │ │ ldrheq sp, [r3], #144 @ 0x90 │ │ │ │ │ sbceq sl, r2, r8, lsr r2 │ │ │ │ │ adceq r0, pc, r0, asr r9 @ │ │ │ │ │ ldrdeq r0, [pc], r0 @ │ │ │ │ │ adcseq sp, r2, r8, lsr #27 │ │ │ │ │ sbceq r7, r0, r0, lsr #22 │ │ │ │ │ umlaleq r0, pc, r0, lr @ │ │ │ │ │ adcseq r9, fp, r8, lsr #16 │ │ │ │ │ adcseq sp, r2, r8, asr #27 │ │ │ │ │ sbcseq ip, r4, r0, lsl r7 │ │ │ │ │ - strdeq r2, [r0], #88 @ 0x58 │ │ │ │ │ - sbceq r3, r2, r0, ror fp │ │ │ │ │ + sbceq r2, r0, r8, lsr #11 │ │ │ │ │ + smulleq r3, r2, r8, fp │ │ │ │ │ sbceq fp, r2, r0, lsl #21 │ │ │ │ │ ldrsbeq r9, [r4], #40 @ 0x28 │ │ │ │ │ sbcseq fp, r3, r0, asr #3 │ │ │ │ │ addeq r5, r0, r0, lsl #16 │ │ │ │ │ adceq r1, pc, r8, ror pc @ │ │ │ │ │ adceq r1, pc, r0, asr #31 │ │ │ │ │ sbcseq ip, r4, r0, ror #14 │ │ │ │ │ @@ -1461823,15 +1461337,15 @@ │ │ │ │ │ adcseq sp, r2, r8, asr #30 │ │ │ │ │ sbcseq ip, r4, r0, asr r8 │ │ │ │ │ strheq r9, [r3], #192 @ 0xc0 │ │ │ │ │ sbcseq r0, r4, r8, asr #31 │ │ │ │ │ sbcseq ip, r4, r0, lsr #17 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ sbceq r6, r2, r0, lsr #7 │ │ │ │ │ - ldrdeq r7, [r2], #0 │ │ │ │ │ + strdeq r7, [r2], #8 │ │ │ │ │ sbceq sp, r2, r0, asr r8 │ │ │ │ │ sbceq r7, r2, r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #2 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ adcseq r9, r9, r8, ror r8 │ │ │ │ │ ldrdeq r3, [r2], #0 │ │ │ │ │ adcseq r0, r7, r0, lsl #18 │ │ │ │ │ @@ -1462612,15 +1462126,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ svcvs 0x00632f63 │ │ │ │ │ cdpcs 13, 3, cr6, cr2, cr13, {3} │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 261e94 │ │ │ │ │ + b 267acc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff834f34 <_edata@@Base+0xfd5e1f34> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vmax.f32 q8, , q8 │ │ │ │ │ vmov.i32 d17, #67108864 @ 0x04000000 │ │ │ │ │ @ instruction: 0xf6480652 │ │ │ │ │ @@ -1465936,15 +1465450,15 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ ldrdeq r0, [lr], #80 @ 0x50 │ │ │ │ │ eorscc r3, r9, r7, asr #2 │ │ │ │ │ sbceq r3, lr, r1, lsr r5 │ │ │ │ │ subpl r4, r1, #1360 @ 0x550 │ │ │ │ │ @ instruction: 0x46462d59 │ │ │ │ │ subpl r4, pc, #76, 30 @ 0x130 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -1465987,17 +1465501,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ smcvs 13850 @ 0x361a │ │ │ │ │ stmdbeq pc!, {r0, r3, r5, r6, r9, sl, fp, sp}^ @ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ - b 265440 │ │ │ │ │ + b 26b2ec │ │ │ │ │ rsbseq r9, pc, r8, lsr #22 │ │ │ │ │ - b 26544c │ │ │ │ │ + b 26b2fc │ │ │ │ │ rsbseq r9, pc, r8, lsr #22 │ │ │ │ │ vadd.i8 q11, q5, │ │ │ │ │ vmlal.s , d0, d0[7] │ │ │ │ │ strmi r0, [r3], -pc, asr #5 │ │ │ │ │ @ instruction: 0xf8d26848 │ │ │ │ │ addsmi r2, r0, #164, 2 @ 0x29 │ │ │ │ │ ldmdavs fp, {r2, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @@ -1491972,15 +1491486,15 @@ │ │ │ │ │ sbcseq r6, r4, r8, lsl #30 │ │ │ │ │ adcseq sl, r8, r8, lsr r6 │ │ │ │ │ sbcseq r6, r4, r0, lsr #30 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ sbcseq r6, r4, r8, lsr pc │ │ │ │ │ sbcseq r6, r4, r0, asr pc │ │ │ │ │ adcseq sl, r8, r0, lsr r7 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq r8, r3, r8, asr #17 │ │ │ │ │ sbcseq ip, r4, r8, ror #28 │ │ │ │ │ sbcseq r6, r4, r8, ror #30 │ │ │ │ │ sbceq r8, r3, r0, lsl #11 │ │ │ │ │ sbceq r6, r3, r8, asr pc │ │ │ │ │ smulleq r9, r1, r0, r9 │ │ │ │ │ smulleq r5, r0, r0, r4 │ │ │ │ │ @@ -1492018,21 +1491532,21 @@ │ │ │ │ │ sbceq r7, r2, r8, lsl r9 │ │ │ │ │ adcseq r2, r3, r8, lsr #26 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ sbceq r9, r3, r0, lsr #22 │ │ │ │ │ strheq r8, [r2], #192 @ 0xc0 │ │ │ │ │ sbcseq sp, r4, r8, rrx │ │ │ │ │ - sbceq r8, r2, r0, ror #24 │ │ │ │ │ + sbceq r8, r2, r0, lsl ip │ │ │ │ │ sbceq r0, r3, r8, lsl lr │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ smulleq r1, r0, r8, r6 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ - ldrhteq sp, [pc], r8 │ │ │ │ │ + umlalseq sp, pc, r0, r4 @ │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ strheq r8, [r3], #72 @ 0x48 │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ sbceq r6, r3, r8, lsr #16 │ │ │ │ │ sbceq r6, r3, r0, lsl #16 │ │ │ │ │ sbceq r6, r3, r0, asr r8 │ │ │ │ │ ldrheq sp, [r4], #0 │ │ │ │ │ @@ -1492076,17 +1491590,17 @@ │ │ │ │ │ adceq r9, lr, r0, asr #18 │ │ │ │ │ ldrsheq r8, [r4], #128 @ 0x80 │ │ │ │ │ sbceq r3, r2, r0, lsr #7 │ │ │ │ │ ldrsbeq ip, [r4], #240 @ 0xf0 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ sbceq r8, r3, r8, lsl #15 │ │ │ │ │ adceq r0, pc, r0, lsl #16 │ │ │ │ │ - ldrshteq r8, [pc], r8 │ │ │ │ │ - adcseq r9, sl, r8, lsl #30 │ │ │ │ │ - ldrdeq r2, [r2], #80 @ 0x50 │ │ │ │ │ + adcseq r8, pc, r0, lsr #22 │ │ │ │ │ + adcseq r9, sl, r0, ror #29 │ │ │ │ │ + sbceq r2, r2, r8, lsr #11 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ adceq r0, pc, r0, ror fp @ │ │ │ │ │ sbceq r0, r0, r0, asr #8 │ │ │ │ │ sbcseq r9, r4, r8, lsl #25 │ │ │ │ │ ldrsheq pc, [r3], #88 @ 0x58 @ │ │ │ │ │ adcseq lr, r3, r8, ror #23 │ │ │ │ │ sbceq r1, r3, r0, lsr r0 │ │ │ │ │ @@ -1492112,15 +1491626,15 @@ │ │ │ │ │ sbcseq lr, r3, r0, lsr lr │ │ │ │ │ smullseq ip, r4, r0, lr │ │ │ │ │ sbcseq lr, r3, r0, ror #28 │ │ │ │ │ sbcseq lr, r3, r8, lsr #29 │ │ │ │ │ ldrsheq r0, [r4], #8 │ │ │ │ │ adcseq ip, r6, r0, asr lr │ │ │ │ │ sbcseq r0, r4, r0, asr #2 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ smullseq sl, r4, r0, r4 │ │ │ │ │ sbceq r8, r3, r8, lsr #11 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ strheq r8, [r3], #152 @ 0x98 │ │ │ │ │ sbcseq sl, r4, r8, ror r8 │ │ │ │ │ sbcseq r4, r4, r8, asr r5 │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ @@ -1492136,15 +1491650,15 @@ │ │ │ │ │ sbceq r8, r3, r8, asr #12 │ │ │ │ │ adcseq r1, r3, r8, asr #32 │ │ │ │ │ sbcseq fp, r4, r0, lsr sl │ │ │ │ │ ldrshteq r7, [r7], r0 │ │ │ │ │ adcseq r1, r3, r8, lsl #7 │ │ │ │ │ sbcseq fp, r4, r8, ror #28 │ │ │ │ │ sbcseq r1, r4, r0, lsr #32 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ addeq r3, r0, r8, lsl r9 │ │ │ │ │ sbcseq r1, r4, r0, lsl r1 │ │ │ │ │ sbcseq ip, r4, r8, lsl #25 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ strdeq r8, [r3], #128 @ 0x80 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ @@ -1492152,15 +1491666,15 @@ │ │ │ │ │ umlalseq sl, ip, r0, r4 │ │ │ │ │ sbceq r9, r3, r8, lsl r9 │ │ │ │ │ sbceq r9, r3, r0, asr #18 │ │ │ │ │ sbceq r9, r3, r0, lsr sl │ │ │ │ │ sbceq r9, r3, r8, ror #18 │ │ │ │ │ adcseq pc, pc, r0, asr #3 │ │ │ │ │ sbcseq r4, r4, r0, lsr #2 │ │ │ │ │ - sbceq lr, r2, r8, ror #13 │ │ │ │ │ + sbceq lr, r2, r0, asr #13 │ │ │ │ │ sbceq r2, r1, r8, ror #18 │ │ │ │ │ adcseq sl, ip, r0, lsl r2 │ │ │ │ │ sbcseq r8, r4, r0, lsr #17 │ │ │ │ │ sbceq r0, r0, r8, asr #27 │ │ │ │ │ sbceq sp, r1, r0, ror #19 │ │ │ │ │ strheq r7, [r2], #152 @ 0x98 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ @@ -1492185,15 +1491699,15 @@ │ │ │ │ │ sbceq lr, r1, r0, lsr #22 │ │ │ │ │ sbcseq ip, r4, r8, asr #27 │ │ │ │ │ ldrsbeq r1, [r4], #40 @ 0x28 │ │ │ │ │ sbceq r9, r3, r0, lsl ip │ │ │ │ │ smulleq r9, r3, r0, r9 │ │ │ │ │ sbcseq ip, r4, r8, ror #3 │ │ │ │ │ sbcseq ip, r4, r8, lsl #5 │ │ │ │ │ - adcseq r9, pc, r0, lsr sl @ │ │ │ │ │ + adcseq r9, pc, r0, ror #19 │ │ │ │ │ ldrsheq r1, [r4], #32 │ │ │ │ │ sbcseq r1, r4, r8, lsr r3 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ addeq ip, r1, r8, lsr r2 │ │ │ │ │ sbcseq r1, r4, r0, asr r3 │ │ │ │ │ sbcseq r1, r4, r8, ror #6 │ │ │ │ │ smullseq r1, r4, r8, r3 │ │ │ │ │ @@ -1492226,15 +1491740,15 @@ │ │ │ │ │ ldrsbeq r1, [r4], #88 @ 0x58 │ │ │ │ │ sbceq lr, r2, r8, lsr #11 │ │ │ │ │ sbceq sp, r1, r0, ror fp │ │ │ │ │ sbcseq ip, r4, r8, ror #18 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ sbceq r3, r0, r0, lsl #1 │ │ │ │ │ smulleq r8, r3, r0, r9 │ │ │ │ │ - sbceq r5, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq r5, [r2], #40 @ 0x28 │ │ │ │ │ sbceq r3, r2, r8, lsl #15 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ sbcseq r1, r4, r8, lsl #12 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ sbcseq r1, r4, r8, lsr r6 │ │ │ │ │ adcseq r1, r3, r8, lsl #19 │ │ │ │ │ sbcseq ip, r4, r8, lsl #20 │ │ │ │ │ @@ -1492263,81 +1491777,81 @@ │ │ │ │ │ ldrsheq ip, [r4], #168 @ 0xa8 │ │ │ │ │ sbceq sl, r3, r0, asr #18 │ │ │ │ │ adcseq r1, r8, r0, asr #31 │ │ │ │ │ sbcseq ip, r4, r8, asr #22 │ │ │ │ │ ldrhteq r2, [r8], r8 │ │ │ │ │ sbcseq lr, r4, r0, lsr r0 │ │ │ │ │ sbcseq lr, r4, r8, asr r0 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ sbceq r9, r3, r8, lsr r2 │ │ │ │ │ sbceq r9, r3, r0, ror #4 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ sbceq r6, r3, r0, ror #24 │ │ │ │ │ sbcseq r8, r4, r0, ror r6 │ │ │ │ │ - adcseq ip, pc, r0, lsr #17 │ │ │ │ │ + adcseq ip, pc, r8, ror r8 @ │ │ │ │ │ sbceq r5, r0, r0, lsr sl │ │ │ │ │ sbceq sl, r0, r0, lsl #31 │ │ │ │ │ - sbceq r7, r0, r0, lsr pc │ │ │ │ │ + sbceq r7, r0, r0, lsl #31 │ │ │ │ │ strheq r8, [r0], #232 @ 0xe8 │ │ │ │ │ sbceq r9, r0, r8, ror #28 │ │ │ │ │ addeq r3, r0, r8, lsr #16 │ │ │ │ │ ldrshteq r2, [r8], r0 │ │ │ │ │ adcseq r2, r8, r0, ror r9 │ │ │ │ │ adcseq r2, r8, r0, lsl #20 │ │ │ │ │ sbceq r8, r3, r0, lsl r7 │ │ │ │ │ - sbceq sp, r2, r8, asr pc │ │ │ │ │ + sbceq sp, r2, r0, lsr pc │ │ │ │ │ sbcseq ip, r4, r0, lsr #22 │ │ │ │ │ ldrshteq r2, [r8], r8 │ │ │ │ │ adcseq r2, r8, r0, asr #23 │ │ │ │ │ sbceq r7, r2, r8, ror #18 │ │ │ │ │ sbceq ip, r2, r8, asr sl │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ adcseq r2, r8, r0, lsr lr │ │ │ │ │ sbceq r8, r3, r0, ror #9 │ │ │ │ │ sbceq r0, r3, r0, asr #8 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ strheq r8, [r0], #192 @ 0xc0 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ sbceq r9, r3, r0, lsr #12 │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ sbceq r8, r3, r8, asr r5 │ │ │ │ │ smulleq r8, r3, r0, lr │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ ldrsbteq r3, [r8], r8 │ │ │ │ │ adcseq r3, r8, r8, ror #15 │ │ │ │ │ adcseq r3, r8, r8, asr #16 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ sbceq r8, r3, r0, lsr #17 │ │ │ │ │ strdeq r9, [r0], #128 @ 0x80 │ │ │ │ │ - smulleq r0, r3, r8, fp │ │ │ │ │ + sbceq r0, r3, r0, lsr #22 │ │ │ │ │ ldrshteq r3, [r8], r8 │ │ │ │ │ ldrsbeq ip, [r4], #0 │ │ │ │ │ sbceq r2, r0, r0, ror #4 │ │ │ │ │ ldrsbteq r3, [r8], r0 │ │ │ │ │ ldrsheq lr, [r4], #8 │ │ │ │ │ sbcseq lr, r4, r8 │ │ │ │ │ sbceq r2, r2, r8, lsr ip │ │ │ │ │ adcseq r1, r3, r8, lsl #21 │ │ │ │ │ adcseq r1, r3, r8, ror #21 │ │ │ │ │ ldrdeq r7, [r0], #160 @ 0xa0 │ │ │ │ │ adcseq r4, r8, r0, lsl #11 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ sbcseq r1, r4, r0, ror #16 │ │ │ │ │ sbcseq r1, r4, r8, ror r8 │ │ │ │ │ adcseq r4, r8, r8, lsl #30 │ │ │ │ │ ldrsheq r1, [r4], #128 @ 0x80 │ │ │ │ │ sbcseq r1, r4, r8, lsr #20 │ │ │ │ │ sbcseq r1, r4, r0, lsr fp │ │ │ │ │ adcseq r5, r8, r0, lsl r2 │ │ │ │ │ adcseq r1, r3, r8, lsl #25 │ │ │ │ │ sbcseq lr, r4, r0, lsl r2 │ │ │ │ │ - sbceq r7, r2, r8, ror #23 │ │ │ │ │ + sbceq r7, r2, r0, asr #23 │ │ │ │ │ sbceq lr, r2, r8, asr #22 │ │ │ │ │ strheq pc, [r0], #112 @ 0x70 @ │ │ │ │ │ adcseq r4, pc, r0, lsr r5 @ │ │ │ │ │ sbceq r4, r3, r0, asr #13 │ │ │ │ │ sbceq r8, r2, r0, ror #29 │ │ │ │ │ ldrdeq r8, [r3], #120 @ 0x78 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ @@ -1492376,15 +1491890,15 @@ │ │ │ │ │ ldrsbeq r1, [r4], #232 @ 0xe8 │ │ │ │ │ adcseq r1, r3, r8, ror #28 │ │ │ │ │ sbcseq lr, r4, r8, asr #7 │ │ │ │ │ adcseq r2, r4, r0, asr sp │ │ │ │ │ adcseq r1, r3, r8, lsl #30 │ │ │ │ │ sbcseq lr, r4, r8, lsl r4 │ │ │ │ │ adcseq r7, r8, r0, asr #17 │ │ │ │ │ - sbceq r4, r2, r8, asr sl │ │ │ │ │ + sbceq r4, r2, r0, lsl #21 │ │ │ │ │ sbcseq r1, r4, r8, lsr pc │ │ │ │ │ adcseq r7, r8, r8, asr r9 │ │ │ │ │ adcseq r7, r8, r8, asr #19 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ sbceq lr, r2, r0, lsl ip │ │ │ │ │ adcseq r1, r3, r8, asr #30 │ │ │ │ │ sbceq r7, r0, r0, asr r8 │ │ │ │ │ @@ -1492406,24 +1491920,24 @@ │ │ │ │ │ sbceq r9, r0, r8, lsr #16 │ │ │ │ │ adcseq r2, r3, r8, asr #1 │ │ │ │ │ adcseq r8, r8, r0, lsr ip │ │ │ │ │ adcseq r9, pc, r8, lsl #10 │ │ │ │ │ strheq r9, [r3], #152 @ 0x98 │ │ │ │ │ adcseq r2, r3, r8, ror #1 │ │ │ │ │ adcseq r9, r8, r8, lsr #3 │ │ │ │ │ - sbceq lr, r0, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ sbcseq r5, r4, r0, lsl #4 │ │ │ │ │ sbcseq r5, r4, r0, lsr r2 │ │ │ │ │ - sbceq r4, r0, r0, lsr #7 │ │ │ │ │ + sbceq r4, r0, r8, asr #7 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ adcseq r2, r3, r8, lsl #4 │ │ │ │ │ sbcseq lr, r4, r0, lsl r7 │ │ │ │ │ sbcseq r5, r4, r8, ror r2 │ │ │ │ │ adcseq r9, r8, r0, asr #15 │ │ │ │ │ - adcseq pc, pc, r0, lsr r0 @ │ │ │ │ │ + adcseq pc, pc, r8 │ │ │ │ │ adcseq sp, pc, r0, ror #9 │ │ │ │ │ adcseq r9, r8, r0, ror #16 │ │ │ │ │ strheq r3, [r1], #32 │ │ │ │ │ sbceq r7, r2, r8 │ │ │ │ │ sbcseq r8, r4, r8, asr #12 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r9, r8, r8, lsr #19 │ │ │ │ │ @@ -1492439,25 +1491953,25 @@ │ │ │ │ │ sbceq fp, r2, r8, lsl #25 │ │ │ │ │ adcseq r9, r8, r0, ror ip │ │ │ │ │ sbcseq r8, r4, r0, ror #19 │ │ │ │ │ ldrheq r8, [r4], #152 @ 0x98 │ │ │ │ │ sbcseq r5, r4, r8, lsl #6 │ │ │ │ │ umlalseq r9, r8, r8, sp │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ - sbceq sp, r1, r8, lsr #31 │ │ │ │ │ + ldrdeq sp, [r1], #240 @ 0xf0 │ │ │ │ │ sbceq r7, r3, r8, asr r0 │ │ │ │ │ strheq sl, [r2], #232 @ 0xe8 │ │ │ │ │ adcseq r9, r8, r8, lsr #30 │ │ │ │ │ adcseq r2, r3, r8, lsr #4 │ │ │ │ │ sbcseq lr, r4, r8, lsl #15 │ │ │ │ │ sbceq r5, r2, r8, lsr r2 │ │ │ │ │ sbcseq r5, r4, r8, ror #6 │ │ │ │ │ ldrheq r1, [r4], #72 @ 0x48 │ │ │ │ │ sbcseq r8, r4, r8, lsl r4 │ │ │ │ │ - strheq r8, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r8, r2, r0, r9 │ │ │ │ │ sbcseq r8, r4, r8, ror r8 │ │ │ │ │ strheq r4, [r1], #192 @ 0xc0 │ │ │ │ │ sbcseq r8, r4, r8, asr #17 │ │ │ │ │ ldrsbeq lr, [r4], #120 @ 0x78 │ │ │ │ │ adceq pc, lr, r0, lsl #28 │ │ │ │ │ adceq r0, pc, r0, ror r3 @ │ │ │ │ │ sbceq r2, r0, r8, lsr #6 │ │ │ │ │ @@ -1492513,15 +1492027,15 @@ │ │ │ │ │ adcseq r2, r3, r8, lsr #5 │ │ │ │ │ sbcseq lr, r4, r0, lsl #16 │ │ │ │ │ sbcseq r8, r4, r8, lsl r9 │ │ │ │ │ ldrhteq r0, [r7], r0 │ │ │ │ │ sbceq fp, r2, r8, asr #2 │ │ │ │ │ adcseq r2, r3, r8, asr #5 │ │ │ │ │ sbcseq lr, r4, r0, lsl #21 │ │ │ │ │ - adcseq sl, ip, r0, lsr #22 │ │ │ │ │ + adcseq sl, ip, r8, asr #22 │ │ │ │ │ adcseq r7, r7, r8, asr #6 │ │ │ │ │ ldrshteq pc, [pc], r8 @ │ │ │ │ │ adcseq r7, r7, r8, lsr #8 │ │ │ │ │ sbceq r0, r2, r8, ror #28 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ sbceq r6, r3, r8, lsr #11 │ │ │ │ │ sbcseq r5, r4, r0, ror r4 │ │ │ │ │ @@ -1492552,22 +1492066,22 @@ │ │ │ │ │ strheq r4, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r2, r3, r8, ror #8 │ │ │ │ │ sbcseq lr, r4, r8, ror #23 │ │ │ │ │ sbcseq r5, r4, r0, asr r6 │ │ │ │ │ adcseq fp, r7, r8, ror #2 │ │ │ │ │ smullseq r5, r4, r8, r6 │ │ │ │ │ ldrheq r5, [r4], #96 @ 0x60 │ │ │ │ │ - sbceq r6, r2, r0, asr r3 │ │ │ │ │ + sbceq r6, r2, r8, lsr #6 │ │ │ │ │ adcseq fp, r7, r0, asr #18 │ │ │ │ │ sbcseq r5, r4, r0, lsl r7 │ │ │ │ │ sbcseq r5, r4, r0, asr #14 │ │ │ │ │ sbceq r6, r2, r8, ror r8 │ │ │ │ │ adcseq pc, pc, r8, asr r5 @ │ │ │ │ │ sbceq ip, r2, r8, lsr r2 │ │ │ │ │ - sbceq r9, r1, r0, asr #18 │ │ │ │ │ + sbceq r9, r1, r8, lsl r9 │ │ │ │ │ adcseq pc, pc, r0, lsl #11 │ │ │ │ │ smulleq r1, r1, r0, r4 @ │ │ │ │ │ sbceq r8, r3, r0, lsr #12 │ │ │ │ │ strdeq r8, [r3], #88 @ 0x58 │ │ │ │ │ sbcseq r5, r4, r0, ror r7 │ │ │ │ │ adcseq r2, r3, r8, asr #9 │ │ │ │ │ sbceq r9, r0, r0, ror #14 │ │ │ │ │ @@ -1492588,15 +1492102,15 @@ │ │ │ │ │ adcseq pc, r7, r8, lsr #26 │ │ │ │ │ sbcseq r5, r4, r8, lsl r8 │ │ │ │ │ adcseq r2, r3, r8, lsr #10 │ │ │ │ │ sbcseq r5, r4, r0, asr #17 │ │ │ │ │ adcseq r2, r3, r8, asr #10 │ │ │ │ │ smulleq r5, r0, r0, lr │ │ │ │ │ adcseq r0, r8, r8, ror #10 │ │ │ │ │ - sbceq fp, r2, r0, lsl #26 │ │ │ │ │ + ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r0, r8, r0, ror #23 │ │ │ │ │ smullseq r5, r4, r8, r9 │ │ │ │ │ ldrheq r5, [r4], #144 @ 0x90 │ │ │ │ │ sbcseq r9, r4, r0, lsl #1 │ │ │ │ │ adcseq r0, r8, r0, ror #29 │ │ │ │ │ ldrsheq r5, [r4], #152 @ 0x98 │ │ │ │ │ sbceq r9, r2, r8, lsl r9 │ │ │ │ │ @@ -1492617,32 +1492131,32 @@ │ │ │ │ │ sbcseq r5, r4, r8, ror #24 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ ldrheq r5, [r4], #192 @ 0xc0 │ │ │ │ │ strdle r7, [r0], -pc @ │ │ │ │ │ ldrsheq r5, [r4], #200 @ 0xc8 │ │ │ │ │ adcseq r1, r8, r8, asr #27 │ │ │ │ │ adcseq r1, r8, r0, lsl lr │ │ │ │ │ - sbceq r1, r2, r8, lsr #16 │ │ │ │ │ + sbceq r1, r2, r0, lsl #16 │ │ │ │ │ adcseq r2, r3, r8, lsr #11 │ │ │ │ │ sbcseq lr, r4, r0, lsl #1 │ │ │ │ │ ldrhteq r2, [r8], r0 │ │ │ │ │ sbceq lr, r1, r0, lsl ip │ │ │ │ │ adcseq r2, r8, r0, lsl #9 │ │ │ │ │ sbcseq lr, r4, r8, lsl lr │ │ │ │ │ adcseq r2, r3, r8, asr #11 │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ sbcseq r5, r4, r0, lsr #27 │ │ │ │ │ ldrsbeq r5, [r4], #208 @ 0xd0 │ │ │ │ │ adcseq r2, r8, r8, ror #17 │ │ │ │ │ sbcseq lr, r4, r8, ror #28 │ │ │ │ │ sbcseq r5, r4, r8, ror #27 │ │ │ │ │ - sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + strdeq r4, [r2], #8 │ │ │ │ │ adcseq r2, r8, r8, lsr #21 │ │ │ │ │ sbcseq r5, r4, r0, lsl #28 │ │ │ │ │ - smulleq fp, r2, r0, r4 │ │ │ │ │ + strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ sbceq r3, r1, r0, asr sp │ │ │ │ │ sbceq lr, r0, r0, ror fp │ │ │ │ │ adcseq sl, sp, r0, lsl #26 │ │ │ │ │ strheq r5, [r2], #112 @ 0x70 │ │ │ │ │ adcseq r2, r8, r8, asr pc │ │ │ │ │ sbcseq r5, r4, r8, lsl lr │ │ │ │ │ sbceq r4, r1, r8, lsl lr │ │ │ │ │ @@ -1492677,15 +1492191,15 @@ │ │ │ │ │ sbceq r1, r1, r8, lsl r9 │ │ │ │ │ adcseq r5, r8, r8, lsl #8 │ │ │ │ │ sbceq pc, r2, r0, asr sp @ │ │ │ │ │ ldrdeq pc, [r0], #40 @ 0x28 │ │ │ │ │ adcseq r5, r8, r8, lsr r5 │ │ │ │ │ adcseq r2, r3, r8, ror #13 │ │ │ │ │ sbcseq lr, r4, r8, lsr #31 │ │ │ │ │ - sbceq ip, r2, r0, lsl #26 │ │ │ │ │ + sbceq ip, r2, r0, asr sp │ │ │ │ │ adcseq r5, r8, r0, lsr #16 │ │ │ │ │ ldrhteq r5, [r8], r8 │ │ │ │ │ sbcseq r6, r4, r0, asr #2 │ │ │ │ │ adcseq r5, r8, r0, asr #18 │ │ │ │ │ adcseq r5, r8, r8, lsr #19 │ │ │ │ │ ldrshteq r5, [r8], r0 │ │ │ │ │ adcseq r5, r8, r8, lsr #22 │ │ │ │ │ @@ -1492706,20 +1492220,20 @@ │ │ │ │ │ ldrshteq r6, [r8], r0 │ │ │ │ │ adcseq r7, r8, r0, lsl #1 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ adcseq r2, r3, r8, asr #16 │ │ │ │ │ sbcseq r2, r4, r0, lsr r0 │ │ │ │ │ ldrsbeq ip, [r4], #200 @ 0xc8 │ │ │ │ │ adcseq r7, r8, r0, asr r4 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ sbceq r4, r0, r0, ror #4 │ │ │ │ │ adcseq r7, r8, r8, lsr r5 │ │ │ │ │ umlalseq r7, r8, r0, r5 │ │ │ │ │ adcseq r7, r8, r8, asr #11 │ │ │ │ │ - sbceq r7, r2, r8, asr pc │ │ │ │ │ + sbceq r7, r2, r0, lsr pc │ │ │ │ │ sbcseq pc, r4, r0, lsr #2 │ │ │ │ │ smullseq r6, r4, r0, r2 │ │ │ │ │ ldrsbeq r6, [r4], #40 @ 0x28 │ │ │ │ │ adcseq r2, r3, r8, asr #17 │ │ │ │ │ sbcseq r8, r4, r8, asr #22 │ │ │ │ │ sbcseq r6, r4, r8, lsl #6 │ │ │ │ │ ldrsbteq r7, [r8], r8 │ │ │ │ │ @@ -1492749,15 +1492263,15 @@ │ │ │ │ │ umlalseq r8, r8, r0, r8 @ │ │ │ │ │ adcseq r2, r3, r8, lsr #19 │ │ │ │ │ sbceq r7, r0, r0, asr #8 │ │ │ │ │ strdeq pc, [r2], #88 @ 0x58 │ │ │ │ │ strdeq r1, [r3], #88 @ 0x58 │ │ │ │ │ sbceq sp, r2, r8, ror r3 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ - sbceq sp, r0, r8, asr pc │ │ │ │ │ + sbceq sp, r0, r8, lsl #30 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ sbceq r0, r2, r8, asr #7 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ @@ -1493267,15 +1492781,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ ldmdbvs r3!, {r0, r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ stcvs 0, cr7, [lr], #-436 @ 0xfffffe4c │ │ │ │ │ rsbseq r7, r0, r9, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 280010 │ │ │ │ │ + b 28621c │ │ │ │ │ rsceq fp, r5, r0, asr r2 │ │ │ │ │ ldmdbmi r0, {r0, r1, r4, r6, r8, ip, lr}^ │ │ │ │ │ sbceq r4, r8, r2, lsr ip │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc, #-396]! @ cfbaf4 <__bss_end__@@Base+0x5fe444> │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ @@ -1493989,15 +1493503,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ stclvs 15, cr2, [sp], #-396 @ 0xfffffe74 │ │ │ │ │ cdpcs 3, 7, cr7, cr0, cr9, {3} │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 280934 │ │ │ │ │ + b 2865b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldrne pc, [r4], -pc, asr #4 │ │ │ │ │ ldrbeq pc, [r2], -r0, asr #5 @ │ │ │ │ │ @@ -1494829,17 +1494343,17 @@ │ │ │ │ │ adcseq r0, r9, r8, lsr #22 │ │ │ │ │ adcseq r0, r9, r0, lsr #22 │ │ │ │ │ adcseq r0, r9, r8, lsl fp │ │ │ │ │ adcseq r0, r9, r0, lsl fp │ │ │ │ │ adcseq r0, r9, r8, lsl #22 │ │ │ │ │ adcseq r0, r9, r0, lsl #22 │ │ │ │ │ ldrshteq r0, [r9], r8 │ │ │ │ │ - b 2816dc │ │ │ │ │ + b 2874c0 │ │ │ │ │ rsbseq r7, fp, r8, lsr sp │ │ │ │ │ - b 2816e8 │ │ │ │ │ + b 2874cc │ │ │ │ │ rsbseq r7, fp, r8, lsr sp │ │ │ │ │ svcmi 0x0052504d │ │ │ │ │ andeq r5, r0, r7, asr #32 │ │ │ │ │ subpl r5, r2, #348127232 @ 0x14c00000 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcmi 0x0052504d │ │ │ │ │ movtpl r4, #40016 @ 0x9c50 │ │ │ │ │ @@ -1494975,17 +1494489,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #100, 4 @ 0x40000006 │ │ │ │ │ rsbeq r2, pc, sl, ror #28 │ │ │ │ │ strbpl r5, [pc], #-1361 @ cfd714 <__bss_end__@@Base+0x600064> │ │ │ │ │ - b 28191c │ │ │ │ │ + b 2876e8 │ │ │ │ │ rsbseq pc, lr, r0, lsr sp @ │ │ │ │ │ - b 28192c │ │ │ │ │ + b 287708 │ │ │ │ │ rsbseq pc, lr, r0, lsr sp @ │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strtvs r6, [pc], -r3, ror #24 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ strbvs r6, [ip, #-3886]! @ 0xfffff0d2 │ │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ │ @@ -1499373,17 +1498887,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #-1610612729 @ 0xa0000007 │ │ │ │ │ svceq 0x006f2e6a │ │ │ │ │ ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ - b 285e4c │ │ │ │ │ + b 28bd58 │ │ │ │ │ sbcseq sp, r8, r8, ror #25 │ │ │ │ │ - b 285e4c │ │ │ │ │ + b 28bd48 │ │ │ │ │ sbcseq sp, r8, r8, ror #25 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff858de4 <_edata@@Base+0xfd605de4> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ svcmi 0x0040f1b0 │ │ │ │ │ stmdavc r3, {r0, r3, r4, r6, r9, ip, lr, pc} │ │ │ │ │ @@ -1500955,25 +1500469,25 @@ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ sbcseq r0, r5, r8, lsl #18 │ │ │ │ │ sbcseq r0, r5, r0, lsr #18 │ │ │ │ │ adcseq r9, r8, r0, lsr fp │ │ │ │ │ adcseq sl, sp, r8, asr #22 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ - sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + strdeq r4, [r2], #8 │ │ │ │ │ sbceq r4, r0, r0, ror r1 │ │ │ │ │ adcseq r9, r8, r8, asr sp │ │ │ │ │ sbcseq r0, r5, r0, asr r9 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ adcseq r2, r4, r0, lsl #31 │ │ │ │ │ sbceq r5, r2, r8, asr #22 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ addeq r1, r1, r0, asr #23 │ │ │ │ │ sbcseq r0, r5, r8, ror #18 │ │ │ │ │ - smulleq fp, r2, r0, r4 │ │ │ │ │ + strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ sbceq pc, r1, r0, ror #9 │ │ │ │ │ sbceq r6, r2, r8, lsr r2 │ │ │ │ │ sbcseq r0, r5, r0, lsl #19 │ │ │ │ │ strheq r4, [r1], #192 @ 0xc0 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ sbceq r9, r3, r8, lsl r9 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ @@ -1500988,15 +1500502,15 @@ │ │ │ │ │ adcseq sl, r8, r8, lsl #8 │ │ │ │ │ adcseq sl, r8, r8, asr #8 │ │ │ │ │ ldrsbteq r8, [pc], r8 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq fp, r1, r8, asr #2 │ │ │ │ │ ldrsheq lr, [r4], #8 │ │ │ │ │ adcseq sl, ip, r8, asr pc │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ adcseq ip, pc, r0, ror #4 │ │ │ │ │ adcseq sl, r8, r8, asr r7 │ │ │ │ │ sbcseq pc, r4, r0, ror r6 @ │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ sbcseq r0, r5, r8, asr #19 │ │ │ │ │ adcseq sl, r8, r8, lsl #17 │ │ │ │ │ adcseq r3, r3, r8, lsr #11 │ │ │ │ │ @@ -1502815,15 +1502329,15 @@ │ │ │ │ │ ldmdavs r4!, {r0, r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ cdpvs 12, 2, cr6, cr15, cr3, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ svcvs 0x002e6369 │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ - b 289604 │ │ │ │ │ + b 28f964 <__stack_chk_guard@@Base+0x289c> │ │ │ │ │ sbceq r5, r7, r8, lsr #6 │ │ │ │ │ strbtvc r6, [pc], #-3184 @ d051a0 <__bss_end__@@Base+0x607af0> │ │ │ │ │ eorscs r6, sl, r3, lsr r4 │ │ │ │ │ ldrbvs r7, [r0, #-2149]! @ 0xfffff79b │ │ │ │ │ strbtvs r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ stmdavc r5!, {r5, sl, fp, ip, sp}^ │ │ │ │ │ eorcs r7, lr, r0, ror r2 │ │ │ │ │ @@ -1503179,15 +1502693,15 @@ │ │ │ │ │ sbcseq r3, sl, r0, lsr r9 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ ldmdacc r1!, {r0, r1, r4, r6, r9, ip, sp} │ │ │ │ │ cmnvs r3, r6, lsr r5 │ │ │ │ │ stclmi 3, cr5, [r9, #-268] @ 0xfffffef4 │ │ │ │ │ sbcseq r3, sl, r0, asr r2 │ │ │ │ │ - b 289b9c │ │ │ │ │ + b 28fed0 <__stack_chk_guard@@Base+0x2e08> │ │ │ │ │ ldrheq ip, [sl], #184 @ 0xb8 │ │ │ │ │ mcrrmi 14, 4, r4, r7, cr5 │ │ │ │ │ subeq r5, r8, r9, asr #6 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ adcseq r5, r8, r8, lsr #25 │ │ │ │ │ umlalseq r5, r8, r0, ip │ │ │ │ │ adcseq r5, r8, r8, lsl #25 │ │ │ │ │ @@ -1503225,19 +1502739,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ rsbeq r2, pc, #784 @ 0x310 │ │ │ │ │ muleq r0, r0, r5 │ │ │ │ │ - b 289a3c │ │ │ │ │ + b 28f894 <__stack_chk_guard@@Base+0x27cc> │ │ │ │ │ sbceq r0, sp, r8, asr #13 │ │ │ │ │ - b 289a40 │ │ │ │ │ + b 28f88c <__stack_chk_guard@@Base+0x27c4> │ │ │ │ │ sbceq r0, sp, r8, asr #13 │ │ │ │ │ - b 289a50 │ │ │ │ │ + b 28f8ac <__stack_chk_guard@@Base+0x27e4> │ │ │ │ │ sbceq r0, sp, r8, asr #13 │ │ │ │ │ vst3.8 {d27-d29}, [pc] │ │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ vhadd.s8 d27, d22, d3 │ │ │ │ │ vaddw.s8 , q8, d20 │ │ │ │ │ @@ -1503854,26 +1503368,26 @@ │ │ │ │ │ sbcseq pc, r4, r0, ror #19 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ ldrsbeq r2, [r5], #136 @ 0x88 │ │ │ │ │ ldrsheq r2, [r5], #128 @ 0x80 │ │ │ │ │ adcseq r1, r9, r8, lsr r4 │ │ │ │ │ - adcseq sl, ip, r8, lsl #10 │ │ │ │ │ + adcseq sl, ip, r0, lsr r5 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ sbcseq r2, r5, r0, lsr #18 │ │ │ │ │ adcseq r9, pc, r8, ror #3 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ sbcseq r2, r5, r8, lsr r9 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq sl, sp, r8, ror #3 │ │ │ │ │ - ldrhteq sl, [pc], r8 │ │ │ │ │ + adcseq sl, pc, r8, lsl #30 │ │ │ │ │ sbcseq r2, r5, r8, ror #18 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ sbceq r4, r0, r0, ror r1 │ │ │ │ │ sbceq r9, r0, r8, ror #28 │ │ │ │ │ adcseq r1, r9, r8, lsl r8 │ │ │ │ │ adcseq r1, r9, r0, ror r8 │ │ │ │ │ sbcseq pc, r4, r8, asr sl @ │ │ │ │ │ @@ -1506437,19 +1505951,19 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ eorvs r6, pc, #25344 @ 0x6300 │ │ │ │ │ strbtvs r6, [ip], #-2421 @ 0xfffff68b │ │ │ │ │ rsbeq r2, pc, r1, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 28cbfc │ │ │ │ │ + b 29291c <__stack_chk_guard@@Base+0x5854> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 28cc00 │ │ │ │ │ + b 29291c <__stack_chk_guard@@Base+0x5854> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 28cc04 │ │ │ │ │ + b 292918 <__stack_chk_guard@@Base+0x5850> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbmi r5, [r2, #-2116] @ 0xfffff7bc │ │ │ │ │ sbceq pc, r7, ip, asr #10 │ │ │ │ │ ldrbtvc r7, [r3], #-1389 @ 0xfffffa93 │ │ │ │ │ rsbcs r6, r5, r0, lsr #4 │ │ │ │ │ rsbcs r6, r5, pc, ror #28 │ │ │ │ │ eorscs r6, sl, pc, ror #12 │ │ │ │ │ @@ -1508935,15 +1508449,15 @@ │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ adcseq r9, r3, r0, lsl #26 │ │ │ │ │ addeq r5, r0, r8, ror #23 │ │ │ │ │ addeq r5, r2, r8, ror r3 │ │ │ │ │ @ instruction: 0x008252b0 │ │ │ │ │ sbceq r4, r0, r0, ror fp │ │ │ │ │ - sbceq sl, r0, r0, ror #29 │ │ │ │ │ + strheq sl, [r0], #232 @ 0xe8 │ │ │ │ │ sbcseq pc, r5, r0, lsr #27 │ │ │ │ │ ldrheq pc, [r5], #216 @ 0xd8 @ │ │ │ │ │ ldrsbeq pc, [r5], #208 @ 0xd0 @ │ │ │ │ │ sbcseq pc, r5, r8, ror #27 │ │ │ │ │ sbcseq pc, r5, r0, lsl r7 @ │ │ │ │ │ sbcseq pc, r5, r0, lsl #28 │ │ │ │ │ sbcseq pc, r5, r8, lsr #14 │ │ │ │ │ @@ -1510501,15 +1510015,15 @@ │ │ │ │ │ rsbcs r6, r5, lr, ror #14 │ │ │ │ │ rsbcs r7, r1, fp, asr lr │ │ │ │ │ cmnvs lr, sl, lsr r0 │ │ │ │ │ @ instruction: 0x11257e5d │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ rsbcs r6, r7, ip, ror #30 │ │ │ │ │ strtpl r7, [r5], #-3704 @ 0xfffff188 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ blhi fc7e7c <__bss_end__@@Base+0x8ca7cc> │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b8f8cc │ │ │ │ │ ldrbne pc, [r8, -r3, asr #12] @ │ │ │ │ │ strbeq pc, [sl, -r0, asr #5] @ │ │ │ │ │ @@ -1521966,17 +1521480,17 @@ │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ cdpvs 12, 2, cr6, cr15, cr3, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ mcrcs 5, 3, r6, cr3, cr4, {3} │ │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ │ - b 29bea4 <__stack_chk_guard@@Base+0xeddc> │ │ │ │ │ + b 2a1bc4 <__stack_chk_guard@@Base+0x14afc> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 29beac <__stack_chk_guard@@Base+0xede4> │ │ │ │ │ + b 2a1bcc <__stack_chk_guard@@Base+0x14b04> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldclmi 4, cr4, [r5, #-144] @ 0xffffff70 │ │ │ │ │ sbcseq ip, r0, r2, asr #16 │ │ │ │ │ ldclmi 4, cr4, [r5, #-144] @ 0xffffff70 │ │ │ │ │ sbcseq ip, r0, r2, asr #16 │ │ │ │ │ rsbscs r6, r4, r3, ror r5 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ @@ -1522167,15 +1521681,15 @@ │ │ │ │ │ ldrle r2, [sp], -r1, lsl #16 │ │ │ │ │ sbcle r8, r2, #460 @ 0x1cc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, lsr r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ cdpvs 12, 2, cr6, cr15, cr3, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ @@ -1522336,17 +1521850,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ rsbeq r2, pc, fp, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 29c4cc <__stack_chk_guard@@Base+0xf404> │ │ │ │ │ + b 2a22e4 <__stack_chk_guard@@Base+0x1521c> │ │ │ │ │ strdeq r4, [r9], #88 @ 0x58 │ │ │ │ │ - b 29c4d4 <__stack_chk_guard@@Base+0xf40c> │ │ │ │ │ + b 2a22e8 <__stack_chk_guard@@Base+0x15220> │ │ │ │ │ strdeq r4, [r9], #88 @ 0x58 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subseq r4, r7, ip, asr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1524203,15 +1523717,15 @@ │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ eorcs r4, ip, lr, ror r1 │ │ │ │ │ @ instruction: 0x6e676973 │ │ │ │ │ rsbscs r6, r3, r0, lsr #18 │ │ │ │ │ cmnvs sp, r4, lsr #18 │ │ │ │ │ cmnvs lr, r7, ror #18 │ │ │ │ │ @ instruction: 0x7e2e7972 │ │ │ │ │ - @ instruction: 0xf7df4925 │ │ │ │ │ + strbtlt r5, [r0], r5, lsr #18 │ │ │ │ │ ldrbvs r7, [r0, #-97]! @ 0xffffff9f │ │ │ │ │ stmdbvs r6!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ eorscs r6, sl, ip, ror #10 │ │ │ │ │ ldrbvs r6, [r2, #-3169]! @ 0xfffff39f │ │ │ │ │ rsbscs r6, r9, r1, ror #8 │ │ │ │ │ @ instruction: 0x61206e69 │ │ │ │ │ mcrvs 0, 3, r7, cr5, cr0, {3} │ │ │ │ │ @@ -1525145,19 +1524659,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ rsbsvc r7, r1, #-402653183 @ 0xe8000001 │ │ │ │ │ stmdbeq pc!, {r2, r4, r5, r6, r9, sl, fp, sp}^ @ │ │ │ │ │ ldrbeq r0, [r2], #-0 │ │ │ │ │ - b 2a30f8 <__stack_chk_guard@@Base+0x16030> │ │ │ │ │ + b 2a8f00 <__stack_chk_guard@@Base+0x1be38> │ │ │ │ │ sbcseq r8, r1, r8, lsr #32 │ │ │ │ │ - b 2a30fc <__stack_chk_guard@@Base+0x16034> │ │ │ │ │ + b 2a8f04 <__stack_chk_guard@@Base+0x1be3c> │ │ │ │ │ sbcseq r8, r1, r8, lsr #32 │ │ │ │ │ - b 2a310c <__stack_chk_guard@@Base+0x16044> │ │ │ │ │ + b 2a8f20 <__stack_chk_guard@@Base+0x1be58> │ │ │ │ │ sbcseq r8, r1, r8, lsr #32 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ sbcseq r5, r0, r8, asr #14 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ @@ -1527780,1414 +1527294,2130 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ ldclvs 4, cr6, [r5, #-408]! @ 0xfffffe68 │ │ │ │ │ rsbeq r2, pc, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2a59f4 <__stack_chk_guard@@Base+0x1892c> │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - b 2a59fc <__stack_chk_guard@@Base+0x18934> │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - b 2a5a04 <__stack_chk_guard@@Base+0x1893c> │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - b 2a5a0c <__stack_chk_guard@@Base+0x18944> │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - @ instruction: 0x0080e4b8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - addeq lr, r0, r8, lsr #9 │ │ │ │ │ - rsceq fp, r1, r8, lsr #20 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - addeq lr, r0, r8, asr #9 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - ldrdeq lr, [r0], r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - addeq lr, r0, r8, ror #9 │ │ │ │ │ + b 2ab74c <__stack_chk_guard@@Base+0x1e684> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - addeq r0, r1, r8, asr #1 │ │ │ │ │ + b 2ab758 <__stack_chk_guard@@Base+0x1e690> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - strdeq lr, [r0], r8 │ │ │ │ │ + b 2ab75c <__stack_chk_guard@@Base+0x1e694> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - strheq r0, [r1], r0 @ │ │ │ │ │ + b 2ab768 <__stack_chk_guard@@Base+0x1e6a0> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - @ instruction: 0x732f302e │ │ │ │ │ - ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ - strbtvs r7, [r1], -pc, lsr #22 │ │ │ │ │ - strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ - strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ - cmnvs r2, r5, ror #4 │ │ │ │ │ - strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ - cmnvs r2, r5, ror #4 │ │ │ │ │ - cmnvs r8, pc, lsr #6 │ │ │ │ │ - strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ - stclvs 12, cr2, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ - rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - svcvs 0x00732f61 │ │ │ │ │ - rsbvc r7, r5, #108, 12 @ 0x6c00000 │ │ │ │ │ - cmnvs sp, ip, lsr #2 │ │ │ │ │ - stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - rsbvc r6, r5, #44, 4 @ 0xc0000002 │ │ │ │ │ - ldrbvs r7, [r4, #-878]! @ 0xfffffc92 │ │ │ │ │ - @ instruction: 0x632c6e69 │ │ │ │ │ - strbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ - ldclcs 5, cr7, [r3], #-432 @ 0xfffffe50 │ │ │ │ │ - stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c616c │ │ │ │ │ - ldclvs 2, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ - stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - rsbvs r6, pc, #44, 6 @ 0xb0000000 │ │ │ │ │ - svccs 0x00616c79 │ │ │ │ │ - rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ d2241c <__bss_end__@@Base+0x624d6c> │ │ │ │ │ - ldclcs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ - cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - strvs r7, [pc, #-1893]! @ d21d73 <__bss_end__@@Base+0x6246c3> │ │ │ │ │ - @ instruction: 0x632c3178 │ │ │ │ │ - strbvs r6, [lr, #-3183]! @ 0xfffff391 │ │ │ │ │ - stmdavc r5!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - svcvs 0x00632c32 │ │ │ │ │ - strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ - cmncc r8, #197132288 @ 0xbc00000 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ d22444 <__bss_end__@@Base+0x624d94> │ │ │ │ │ - svccs 0x0077656e │ │ │ │ │ - ldccs 8, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - stcvs 7, cr7, [pc], #-404 @ d22370 <__bss_end__@@Base+0x624cc0> │ │ │ │ │ - ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ - strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - svcvs 0x00632c73 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00632c62 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvc r2, [r5, #-3938] @ 0xfffff09e │ │ │ │ │ - @ instruction: 0x2c78696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - rsbvs r7, pc, #1879048196 @ 0x70000004 │ │ │ │ │ - ldclcs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 5, cr6, [r9], #-360 @ 0xfffffe98 │ │ │ │ │ - ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - @ instruction: 0x632c7265 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x612f6269 │ │ │ │ │ - strtvs r7, [sp], #-1132 @ 0xfffffb94 │ │ │ │ │ - ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x632c7961 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x612f6269 │ │ │ │ │ - ldmdbvs r3!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c706d │ │ │ │ │ + andeq r2, r0, r0, lsr r0 │ │ │ │ │ + rsceq pc, r3, r8, asr #5 │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ + svcpl 0x006d7574 │ │ │ │ │ + rsbvc r6, sp, r3, ror #30 │ │ │ │ │ + mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr7, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + teqcc r4, #34 @ 0x22 │ │ │ │ │ + teqcc r0, r5, lsr r0 │ │ │ │ │ + ldrtcc r3, [r1], #-2080 @ 0xfffff7e0 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + cmnvs r1, #34 @ 0x22 │ │ │ │ │ + strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ + strbvc r7, [r4, #-544]! @ 0xfffffde0 │ │ │ │ │ + rsbcs r6, lr, #396 @ 0x18c │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + ldrtcc r3, [r1], #-2100 @ 0xfffff7cc │ │ │ │ │ + @ instruction: 0x31203833 │ │ │ │ │ + ldmdbcs r4!, {r2, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + blvs 25f9dec <_edata@@Base+0x3a6dec> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + @ instruction: 0x66696373 │ │ │ │ │ + eorcs r6, r2, r1, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d21710 <__bss_end__@@Base+0x624060> │ │ │ │ │ + strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ + ldmdbcc r9!, {r3, r4, r5, r9, ip, sp} │ │ │ │ │ + eorscc r2, r1, r6, lsr r0 │ │ │ │ │ + stmdbcs r9!, {r0, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + eorpl r2, r2, sl, lsl #16 │ │ │ │ │ + rsbvs r7, r1, #268435462 @ 0x10000006 │ │ │ │ │ + cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ + ldclvs 3, cr4, [r9], #-128 @ 0xffffff80 │ │ │ │ │ + strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ + strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + ldrtcc r3, [r7], #-2359 @ 0xfffff6c9 │ │ │ │ │ + stmdbcc r0!, {r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + stmdbcs r9!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ + eorpl r2, r2, sl, lsl #16 │ │ │ │ │ + ldrbtvc r6, [r4], #-3948 @ 0xfffff094 │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-280]! @ 0xfffffee8 │ │ │ │ │ + rsbscs r7, r3, #1627389952 @ 0x61000000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + eorscc r3, r6, r5, lsr r1 │ │ │ │ │ + @ instruction: 0x33203739 │ │ │ │ │ + ldmdbcs r4!, {r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d21954 <__bss_end__@@Base+0x6242a4> │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ + ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r4, #32, 10 @ 0x8000000 │ │ │ │ │ + eorscs r3, r1, r1, lsr r3 │ │ │ │ │ + eorscc r3, r5, r2, lsr r7 │ │ │ │ │ + beq 176be54 <__bss_end__@@Base+0x106e7a4> │ │ │ │ │ + svcvs 0x00502228 │ │ │ │ │ + rsbvs r7, r9, #-872415231 @ 0xcc000001 │ │ │ │ │ + stmdbvs r0!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + svcvs 0x0072706d │ │ │ │ │ + strbvs r6, [sp, #-1398]! @ 0xfffffa8a │ │ │ │ │ + rsbscs r7, r3, lr, ror #8 │ │ │ │ │ + @ instruction: 0x63206f74 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - eorvs r6, pc, #-1879048186 @ 0x90000006 │ │ │ │ │ - rsbsvc r6, r3, r9, ror #28 │ │ │ │ │ - @ instruction: 0x2c74696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 15, cr6, [pc], #-392 @ d22418 <__bss_end__@@Base+0x624d68> │ │ │ │ │ - rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + svcvs 0x005f6269 │ │ │ │ │ + eorcs r6, r2, r4, ror #10 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d21804 <__bss_end__@@Base+0x624154> │ │ │ │ │ + @ instruction: 0x37202232 │ │ │ │ │ + ldrcc r3, [r9, #-560]! @ 0xfffffdd0 │ │ │ │ │ + ldrtcc r2, [r9], #-53 @ 0xffffffcb │ │ │ │ │ + beq 176be98 <__bss_end__@@Base+0x106e7e8> │ │ │ │ │ + cmpvs r2, r8, lsr #4 │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d2181c <__bss_end__@@Base+0x62416c> │ │ │ │ │ + ldclvs 14, cr4, [r5, #-128]! @ 0xffffff80 │ │ │ │ │ + cmnvc r2, #411041792 @ 0x18800000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r6, r0, lsr #8 │ │ │ │ │ + eorscs r3, r4, r8, lsr r4 │ │ │ │ │ + eorscc r3, r8, #209715200 @ 0xc800000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvs r5, [r5], -r2, lsr #4 │ │ │ │ │ + cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ + rsbscs r6, r3, #415236096 @ 0x18c00000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + ldrcc r3, [r8, #-311]! @ 0xfffffec9 │ │ │ │ │ + @ instruction: 0x37203237 │ │ │ │ │ + beq 176bef0 <__bss_end__@@Base+0x106e840> │ │ │ │ │ + ldrbvs r2, [r2, #-552] @ 0xfffffdd8 │ │ │ │ │ + ldrbvs r6, [r2, #-1382]! @ 0xfffffa9a │ │ │ │ │ + cmnvc r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ + rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr0, {1} │ │ │ │ │ rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - stclvs 3, cr6, [pc, #-188]! @ d224f4 <__bss_end__@@Base+0x624e44> │ │ │ │ │ - svcvs 0x00632c61 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs r4!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - cmnvc r5, r6, ror #12 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ - cmnvs r5, r5, ror #2 │ │ │ │ │ + strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r0], #-1824 @ 0xfffff8e0 │ │ │ │ │ + eorscs r3, r1, r8, lsr r2 │ │ │ │ │ + eorscc r3, r3, r1, lsr r4 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + stclvs 2, cr5, [r5], #-136 @ 0xffffff78 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + rsbcs r6, ip, lr, ror #2 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + ldmdbcc r2!, {r1, r5, sp} │ │ │ │ │ + ldrtcc r3, [r4], #-305 @ 0xfffffecf │ │ │ │ │ + ldrtcc r3, [r5], -r0, lsr #4 │ │ │ │ │ + beq 176bf88 <__bss_end__@@Base+0x106e8d8> │ │ │ │ │ + svcvs 0x00522228 │ │ │ │ │ + eorcs r7, ip, pc, ror #8 │ │ │ │ │ + svcvs 0x00707845 │ │ │ │ │ + strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + cmnvs r7, ip, asr #30 │ │ │ │ │ + ldmdavs r4!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + rsbcs r6, r3, sp, ror #18 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrbvs r2, [r4, #-3955]! @ 0xfffff08d │ │ │ │ │ - ldclcs 4, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ - ldclcs 5, cr6, [r3], #-472 @ 0xfffffe28 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ - svccs 0x00736576 │ │ │ │ │ - strbvc r6, [r7, #-2406]! @ 0xfffff69a │ │ │ │ │ - ldclcs 5, cr6, [r3], #-456 @ 0xfffffe38 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - @ instruction: 0x632c7461 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strtvs r6, [pc], -r9, ror #4 │ │ │ │ │ - mrcvs 5, 3, r6, cr3, cr2, {3} │ │ │ │ │ - @ instruction: 0x632c6c65 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - @ instruction: 0x632c6e61 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - stcvs 14, cr6, [pc, #-388]! @ d224d8 <__bss_end__@@Base+0x624e28> │ │ │ │ │ - @ instruction: 0x632c6e61 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - strtvc r6, [pc], #-3681 @ d22670 <__bss_end__@@Base+0x624fc0> │ │ │ │ │ - ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - @ instruction: 0x632c6667 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - stmdbvs pc!, {r0, r3, r5, r6, r9, sp, lr} @ │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c6e6f │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - stcvs 2, cr6, [pc], #-420 @ d224f8 <__bss_end__@@Base+0x624e48> │ │ │ │ │ - cdpvs 6, 6, cr7, cr9, cr5, {3} │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - rsbsvc r6, r5, #12032 @ 0x2f00 │ │ │ │ │ - strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ - stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + teqcc r4, #34 @ 0x22 │ │ │ │ │ + eorscc r3, r6, #48 @ 0x30 │ │ │ │ │ + eorscc r3, r4, r0, lsr #2 │ │ │ │ │ + stmdbcs r9!, {r3, r4, r5, r8, ip, sp} │ │ │ │ │ + @ instruction: 0x5322280a │ │ │ │ │ + ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r9, r0, lsr #6 │ │ │ │ │ + eorscs r3, r6, r8, lsr r9 │ │ │ │ │ + ldmdbcs r2!, {r0, r1, r4, r5, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r5, #332 @ 0x14c │ │ │ │ │ + stcmi 5, cr6, [r0], #-396 @ 0xfffffe74 │ │ │ │ │ + stclvs 6, cr7, [r5], #-404 @ 0xfffffe6c │ │ │ │ │ + rsbvs r4, r5, #32, 8 @ 0x20000000 │ │ │ │ │ + stmdbvs r7!, {r0, r2, r4, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + eorcs r6, r2, lr, ror #14 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcvs 0x002d616d │ │ │ │ │ - svcvs 0x00736564 │ │ │ │ │ - stclcs 6, cr7, [r5], #-432 @ 0xfffffe50 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d21990 <__bss_end__@@Base+0x6242e0> │ │ │ │ │ + @ instruction: 0x36202232 │ │ │ │ │ + @ instruction: 0x37303531 │ │ │ │ │ + @ instruction: 0x37332034 │ │ │ │ │ + stmdbcs r9!, {r0, r1, r2, r4, r5, r9, ip, sp} │ │ │ │ │ + @ instruction: 0x5322280a │ │ │ │ │ + mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ + cdpvs 0, 4, cr2, cr9, cr7, {3} │ │ │ │ │ + rsbscs r7, r4, r0, ror r5 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ + eorcs r7, r2, r5, ror r4 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs sp, sp, ror #2 │ │ │ │ │ - mcrrmi 8, 7, r6, sp, cr4 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cmnvs r3, #3008 @ 0xbc0 │ │ │ │ │ - @ instruction: 0x2c6d696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c6576 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - svcvs 0x002f6269 │ │ │ │ │ - ldclcs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ - cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ - stclcs 5, cr6, [sp], #-464 @ 0xfffffe30 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ - svcvs 0x00632c64 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - blvs 29ae4d8 <_edata@@Base+0x75b4d8> │ │ │ │ │ - ldccs 4, cr3, [r5], #-408 @ 0xfffffe68 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - cmnvs r2, r3, ror r1 │ │ │ │ │ - svcvs 0x00632c67 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldclvs 15, cr2, [r3, #-392]! @ 0xfffffe78 │ │ │ │ │ - stclcs 4, cr7, [r8], #-388 @ 0xfffffe7c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - svcvs 0x00632c65 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvc r3!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ - cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ - strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x006f7467 │ │ │ │ │ - @ instruction: 0x632c736c │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ d22547 <__bss_end__@@Base+0x624e97> │ │ │ │ │ - svcvs 0x0063696e │ │ │ │ │ - cmnvs r4, r4, ror #10 │ │ │ │ │ - @ instruction: 0x632c6174 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ d2255b <__bss_end__@@Base+0x624eab> │ │ │ │ │ - @ instruction: 0x2c74696e │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldrtvs r7, [r3], #-623 @ 0xfffffd91 │ │ │ │ │ - cmnvc r5, #44, 8 @ 0x2c000000 │ │ │ │ │ - rsbvc r7, r9, r3, ror #4 │ │ │ │ │ - ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ - strbtvs r6, [r9], -ip, lsr #8 │ │ │ │ │ - svcvs 0x00665f66 │ │ │ │ │ - strtvs r6, [ip], #-3442 @ 0xfffff28e │ │ │ │ │ - svcpl 0x00666669 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ - strtvs r7, [ip], #-884 @ 0xfffffc8c │ │ │ │ │ - strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ - strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d219cc <__bss_end__@@Base+0x62431c> │ │ │ │ │ + strcc r2, [r0, #-563]! @ 0xfffffdcd │ │ │ │ │ + teqcc r7, #52, 8 @ 0x34000000 │ │ │ │ │ + ldrtcc r2, [r1], #-53 @ 0xffffffcb │ │ │ │ │ + ldmdbcs r8!, {r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ + strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr7, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + ldrcc r2, [r5, -r2, lsr #32]! │ │ │ │ │ + eorscc r3, r6, #49 @ 0x31 │ │ │ │ │ + ldrcc r3, [r2, -r0, lsr #2]! │ │ │ │ │ + stmdbcs r9!, {r4, r5, ip, sp} │ │ │ │ │ + @ instruction: 0x5322280a │ │ │ │ │ + mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ + eorcs r7, r2, r7, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d21a30 <__bss_end__@@Base+0x624380> │ │ │ │ │ + @ instruction: 0x31202231 │ │ │ │ │ + teqcc r0, #819200 @ 0xc8000 │ │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ │ + beq 176c0c4 <__bss_end__@@Base+0x106ea14> │ │ │ │ │ + ldrbvc r2, [r3], #-552 @ 0xfffffdd8 │ │ │ │ │ + strbtvc r7, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ + cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldmdbcc r0!, {r5, r9, ip, sp} │ │ │ │ │ + eorscs r3, r1, r2, lsr r1 │ │ │ │ │ + ldmdbcs r5!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ + @ instruction: 0x46206576 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - cmnvc r9, #44, 8 @ 0x2c000000 │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cmnvs r2, ip, lsr #8 │ │ │ │ │ - stmdbvc r4!, {r0, r1, r2, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - stmdbvs sp!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strvs r7, [ip, #-867]! @ 0xfffffc9d │ │ │ │ │ - stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x662c7374 │ │ │ │ │ - cmnvs r0, r6, ror #8 │ │ │ │ │ - @ instruction: 0x2c356b63 │ │ │ │ │ - rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ - strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ - cmnvc r9, #12032 @ 0x2f00 │ │ │ │ │ - stmdbvs r6!, {r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - cmnvs lr, #-2147483621 @ 0x8000001b │ │ │ │ │ - svcvs 0x00662c65 │ │ │ │ │ - strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ - stclvs 15, cr5, [r5], #-456 @ 0xfffffe38 │ │ │ │ │ - strtvs r6, [ip], -r9, ror #26 │ │ │ │ │ - strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ - ldclcs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdavs ip!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ - cmnvs r0, pc, ror #26 │ │ │ │ │ - stmdavs ip!, {r0, r1, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ │ - cmnvs r0, pc, ror #26 │ │ │ │ │ - @ instruction: 0x6c2f6b63 │ │ │ │ │ - ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ - svcvs 0x00656772 │ │ │ │ │ - rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sp, lr} │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - cmnvs r5, r5, ror #2 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldmdbcc r8!, {r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorscs r3, r1, r0, lsr r4 │ │ │ │ │ + teqcc r7, #822083584 @ 0x31000000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + cmnvc r5, #570425344 @ 0x22000000 │ │ │ │ │ + smcvs 12804 @ 0x3204 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svcpl 0x00626972 │ │ │ │ │ + rsbcs r6, r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + eorscc r3, r4, r7, lsr r0 │ │ │ │ │ + @ instruction: 0x36203638 │ │ │ │ │ + stmdbcs r9!, {r4, r5, r9, sl, ip, sp} │ │ │ │ │ + strtpl r2, [r2], #-2058 @ 0xfffff7f6 │ │ │ │ │ + strtvs r6, [r0], #-1384 @ 0xfffffa98 │ │ │ │ │ + stclvs 14, cr6, [r1, #-484]! @ 0xfffffe1c │ │ │ │ │ + rsbscs r6, r3, r9, ror #6 │ │ │ │ │ + blvs 25fa26c <_edata@@Base+0x3a726c> │ │ │ │ │ + rsbcs r6, r5, #25427968 @ 0x1840000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + eorscc r3, r5, #3276800 @ 0x320000 │ │ │ │ │ + eorscc r2, r5, #52 @ 0x34 │ │ │ │ │ + beq 176c1ac <__bss_end__@@Base+0x106eafc> │ │ │ │ │ + subsvc r2, r4, #40, 4 @ 0x80000002 │ │ │ │ │ + cdpvs 7, 6, cr6, cr15, cr9, {3} │ │ │ │ │ + strbtvc r6, [r5], #-3439 @ 0xfffff291 │ │ │ │ │ + rsbcs r6, r3, r2, ror r9 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 12, 3, r2, cr9, cr3, {3} │ │ │ │ │ - strbvs r6, [r7, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvs r5, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ - mcrvs 5, 3, r7, cr5, cr1, {3} │ │ │ │ │ - stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stcvs 14, cr6, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ - cmnvs r1, #97 @ 0x61 │ │ │ │ │ - cmnvs ip, fp, ror #24 │ │ │ │ │ - blvs 25fae84 <_edata@@Base+0x3a7e84> │ │ │ │ │ - cmnvs ip, pc, lsr #4 │ │ │ │ │ - smcvs 49859 @ 0xc2c3 │ │ │ │ │ - blvs 25fae90 <_edata@@Base+0x3a7e90> │ │ │ │ │ - rsbvc r6, r1, pc, lsr #24 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ - strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ - stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ - stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvc ip, #25344 @ 0x6300 │ │ │ │ │ - rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ - stcvs 3, cr7, [ip, #-404]! @ 0xfffffe6c │ │ │ │ │ - svcvs 0x00726361 │ │ │ │ │ - strbtvc r6, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ │ - @ instruction: 0x2c786972 │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - svccs 0x006b6361 │ │ │ │ │ - rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - cmnvc r9, #44, 26 @ 0xb00 │ │ │ │ │ - cdpvs 12, 6, cr2, cr13, cr3, {3} │ │ │ │ │ - svcvs 0x00747765 │ │ │ │ │ - strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ - cmnvs r9, ip, ror #8 │ │ │ │ │ - strbtvc r6, [r9], #-1124 @ 0xfffffb9c │ │ │ │ │ - stclcs 6, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvs r6, [ip], #-1390 @ 0xfffffa92 │ │ │ │ │ - ldclvs 2, cr7, [pc, #-404] @ d227ac <__bss_end__@@Base+0x6250fc> │ │ │ │ │ - stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + ldrtcc r2, [r4], #-34 @ 0xffffffde │ │ │ │ │ + teqcc r0, r5, lsr r0 │ │ │ │ │ + ldmdbcc r4!, {r5, r8, ip, sp} │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + ldrbvs r5, [r3, #-1314]! @ 0xfffffade │ │ │ │ │ + strbvs r2, [r4, #-114]! @ 0xffffff8e │ │ │ │ │ + strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ + rsbvc r2, pc, r4, rrx │ │ │ │ │ + strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ + rsbscs r7, r3, #-268435450 @ 0xf0000006 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + @ instruction: 0x37343133 │ │ │ │ │ + @ instruction: 0x31203931 │ │ │ │ │ + ldrcc r3, [r6, #-2352]! @ 0xfffff6d0 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + cmnvc r9, #35651584 @ 0x2200000 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r1, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strvc r6, [r0, -pc, ror #28]! │ │ │ │ │ + rsbcs r7, r8, r9, ror #8 │ │ │ │ │ + subcs r5, fp, #1442840576 @ 0x56000000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + eorscc r3, r7, #213909504 @ 0xcc00000 │ │ │ │ │ + ldrcc r2, [r1, #-57]! @ 0xffffffc7 │ │ │ │ │ + ldmdbcs r0!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + mrcvs 1, 3, r6, cr2, cr7, {2} │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ + cmnvc r3, #322961408 @ 0x13400000 │ │ │ │ │ + cmnvc r5, #25427968 @ 0x1840000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + ldmdacc r2!, {r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorscs r3, r9, r4, lsr r8 │ │ │ │ │ + ldmdbcs r7!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdbcs r9!, {r0, r3, r5, r9, fp} │ │ │ │ │ + @ instruction: 0x6c280a29 │ │ │ │ │ + stclcs 1, cr6, [r4, #-444]! @ 0xfffffe44 │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + cmnvc r1, #2949120 @ 0x2d0000 │ │ │ │ │ + rsbvs r7, r1, #104, 8 @ 0x68000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stmdavc r1!, {r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + bcc 257d37c <_edata@@Base+0x32a37c> │ │ │ │ │ + stmdavc r1!, {r1, r3, r4, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + strbtvs r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ + strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ │ + stclvs 14, cr6, [r1, #-416]! @ 0xfffffe60 │ │ │ │ │ + stmdbvs r4!, {r0, r2, r5, r6, r8, sl, fp, sp}^ │ │ │ │ │ + strbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ + ldmdbcs r9!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ + strtvs r6, [sp], #-3686 @ 0xfffff19a │ │ │ │ │ + rsbsvc r6, r6, #105906176 @ 0x6500000 │ │ │ │ │ + stmdbvs r1!, {r0, r2, r3, r5, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x73207372 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, sp, pc, ror #28 │ │ │ │ │ + cmnvc r2, #1589248 @ 0x184000 │ │ │ │ │ + strmi r2, [sl], -r9, lsr #18 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ + strtvc r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ + svcvs 0x00705f6f │ │ │ │ │ + cmpvc pc, #108, 18 @ 0x1b0000 │ │ │ │ │ + ldrbvs r6, [r6, #-3183]! @ 0xfffff391 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r9], -r0, lsr #10 │ │ │ │ │ + eorscs r3, r9, r4, lsr r1 │ │ │ │ │ + ldmdacc r6!, {r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + beq 176c33c <__bss_end__@@Base+0x106ec8c> │ │ │ │ │ + strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ + strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ + svcvs 0x00662073 │ │ │ │ │ + rsbsvc r2, r4, #114 @ 0x72 │ │ │ │ │ + svcvs 0x00746769 │ │ │ │ │ + rsbscs r6, r3, #28416 @ 0x6f00 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + eorscc r3, r9, r6, lsr r8 │ │ │ │ │ + @ instruction: 0x33203639 │ │ │ │ │ + stmdbcs r9!, {r2, r4, r5, r8, ip, sp} │ │ │ │ │ + strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ + strvc r7, [r0, -pc, ror #4]! │ │ │ │ │ + strbtvs r7, [ip], #-623 @ 0xfffffd91 │ │ │ │ │ + rsbscs r6, r0, #1073741851 @ 0x4000001b │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + ldrcc r3, [r1, #-1588]! @ 0xfffff9cc │ │ │ │ │ + ldrtcc r3, [r2], #-288 @ 0xfffffee0 │ │ │ │ │ + stmdbcs r9!, {r0, r2, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ + strvc r7, [r0, -pc, ror #4]! │ │ │ │ │ + cmnvs r4, #-939524095 @ 0xc8000001 │ │ │ │ │ + eorcs r6, r2, r3, ror r5 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d21d78 <__bss_end__@@Base+0x6246c8> │ │ │ │ │ + @ instruction: 0x36202233 │ │ │ │ │ + teqcc r0, r7, lsr r2 │ │ │ │ │ + teqcc r7, #52 @ 0x34 │ │ │ │ │ + stmdbcs r9!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ + bvc 153e91c <__bss_end__@@Base+0xe4126c> │ │ │ │ │ + rsbvs r6, ip, #1654784 @ 0x194000 │ │ │ │ │ + strbvs r7, [r7, #-613]! @ 0xfffffd9b │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr2, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + ldmdacc r6!, {r1, r5, sp} │ │ │ │ │ + ldrtcc r3, [r1], #-1841 @ 0xfffff8cf │ │ │ │ │ + ldmdbcc r6!, {r5, r8, sl, ip, sp} │ │ │ │ │ + beq 176c454 <__bss_end__@@Base+0x106eda4> │ │ │ │ │ + strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ + svcvs 0x00662073 │ │ │ │ │ + cmnvc r1, #114 @ 0x72 │ │ │ │ │ + cmnvs r0, r9, ror sp │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ │ + eorscs r3, r4, r2, lsr r8 │ │ │ │ │ + stmdbcs r9!, {r3, r4, r5, r8, ip, sp} │ │ │ │ │ + strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + stclvs 3, cr4, [pc, #-128]! @ d21f64 <__bss_end__@@Base+0x6248b4> │ │ │ │ │ + stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldclvs 14, cr4, [r5, #-128]! @ 0xffffff80 │ │ │ │ │ + cmnvc r2, #411041792 @ 0x18800000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + eorscc r3, r1, #32, 8 @ 0x20000000 │ │ │ │ │ + eorscs r3, r3, r2, lsr r7 │ │ │ │ │ + ldmdbcc r0!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr2, {1} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + strtvs r7, [r0], -lr, ror #6 │ │ │ │ │ + strmi r7, [r0, -pc, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + eorcs r6, r2, r1, ror #28 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d21e84 <__bss_end__@@Base+0x6247d4> │ │ │ │ │ + @ instruction: 0x31202233 │ │ │ │ │ + ldrcc r3, [r2, #-1073]! @ 0xfffffbcf │ │ │ │ │ + teqcc r7, #54 @ 0x36 │ │ │ │ │ + stmdbcs r9!, {r1, r2, r4, r5, r9, ip, sp} │ │ │ │ │ + strtmi r2, [r2], -sl, lsl #16 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + ldclvs 14, cr4, [r5, #-128]! @ 0xffffff80 │ │ │ │ │ + cmnvc r2, #411041792 @ 0x18800000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r9], -r0, lsr #6 │ │ │ │ │ + eorscs r3, r5, r8, lsr r6 │ │ │ │ │ + teqcc r8, r1, lsr r4 │ │ │ │ │ + beq 176c550 <__bss_end__@@Base+0x106eea0> │ │ │ │ │ + strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - @ instruction: 0x2c636972 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ + svcvs 0x0073206c │ │ │ │ │ + ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x00206e6f │ │ │ │ │ + stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ + rsbvc r6, r5, #106954752 @ 0x6600000 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strvs r6, [r0, #-3169]! @ 0xfffff39f │ │ │ │ │ + strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r9], -r0, lsr #18 │ │ │ │ │ + eorscs r3, r5, r7, lsr r8 │ │ │ │ │ + ldmdacc r7!, {r0, r4, r5, r8, r9, ip, sp} │ │ │ │ │ + beq 176c5c8 <__bss_end__@@Base+0x106ef18> │ │ │ │ │ + strbvc r2, [r6, #-552] @ 0xfffffdd8 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ - @ instruction: 0x2c6f696c │ │ │ │ │ - rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - svccs 0x006b6361 │ │ │ │ │ - stclcs 2, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ d227b8 <__bss_end__@@Base+0x625108> │ │ │ │ │ - ldrbtvs r2, [r0], #-3193 @ 0xfffff387 │ │ │ │ │ - stclcs 6, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ - ldclcs 3, cr6, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ - smcvc 50992 @ 0xc730 │ │ │ │ │ - ldrbtvc r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ + svcvs 0x0073206c │ │ │ │ │ + ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x00206e6f │ │ │ │ │ + cmnvc r5, r6, rrx │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + ldrcc r3, [r8, #-2105]! @ 0xfffff7c7 │ │ │ │ │ + @ instruction: 0x36203332 │ │ │ │ │ + ldmdbcs r4!, {r0, r2, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ + ldrbtvc r7, [r9], #-32 @ 0xffffffe0 │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ - cmnvs r5, ip, lsr #2 │ │ │ │ │ - ldclvs 4, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ - stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ - stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ - stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ - @ instruction: 0x732c7374 │ │ │ │ │ - ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - svcvs 0x00732c6e │ │ │ │ │ - svcpl 0x0065766c │ │ │ │ │ - svcpl 0x00746172 │ │ │ │ │ - cmnvc r5, r9, ror #28 │ │ │ │ │ - stclvs 3, cr7, [pc], #-176 @ d22924 <__bss_end__@@Base+0x625274> │ │ │ │ │ - subsvc r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ - @ instruction: 0x732c6365 │ │ │ │ │ - strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ - cmnvs r4, ip, lsr #6 │ │ │ │ │ - @ instruction: 0x732c7374 │ │ │ │ │ - mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ - svcvs 0x00727067 │ │ │ │ │ - ldmdbvc r3!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ - ldrbvs r2, [r4, #-3181]! @ 0xfffff393 │ │ │ │ │ - rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr12, {1} │ │ │ │ │ - svccs 0x00726f73 │ │ │ │ │ - cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - ldrbvs r6, [r2, #-1637]! @ 0xfffff99b │ │ │ │ │ - svcvs 0x00632d65 │ │ │ │ │ - strtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ - svcpl 0x00747365 │ │ │ │ │ - cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ - cdpvs 15, 6, cr5, cr5, cr8, {3} │ │ │ │ │ - stmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldclcs 7, cr6, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ - subsvc r6, pc, r4, ror pc @ │ │ │ │ │ - svcpl 0x00796c6f │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbsvc r2, r4, #25856 @ 0x6500 │ │ │ │ │ - ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbsvc r2, r4, #29440 @ 0x7300 │ │ │ │ │ - ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbcc r2, sp, #460 @ 0x1cc │ │ │ │ │ - strtvc r6, [ip], #-2669 @ 0xfffff593 │ │ │ │ │ - svcvs 0x00676972 │ │ │ │ │ - strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ - ldclcs 2, cr7, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ - stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ - ldrbvs r2, [r6, #-3187]! @ 0xfffff38d │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - ldrbvc r7, [pc], #-2604 @ d22a70 <__bss_end__@@Base+0x6253c0> │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - strtcs r2, [r4], #-3965 @ 0xfffff083 │ │ │ │ │ - ldrbtvs r2, [fp], #-3620 @ 0xfffff1dc │ │ │ │ │ - strtvs r6, [ip], #-3429 @ 0xfffff29b │ │ │ │ │ - strtvs r3, [ip], #-365 @ 0xfffffe93 │ │ │ │ │ - strtvs r3, [ip], #-621 @ 0xfffffd93 │ │ │ │ │ - strtvs r3, [ip], #-877 @ 0xfffffc93 │ │ │ │ │ - rsbseq r7, sp, sp, ror #8 │ │ │ │ │ - ... │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - @ instruction: 0x732f302e │ │ │ │ │ - ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ - strbtvs r7, [r1], -pc, lsr #22 │ │ │ │ │ - strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ - strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ - cmnvs r2, r5, ror #4 │ │ │ │ │ - strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ - cmnvs r2, r5, ror #4 │ │ │ │ │ - cmnvs r8, pc, lsr #6 │ │ │ │ │ - strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ - stclvs 12, cr2, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ - rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - svcvs 0x00732f61 │ │ │ │ │ - rsbvc r7, r5, #108, 12 @ 0x6c00000 │ │ │ │ │ - cmnvs sp, ip, lsr #2 │ │ │ │ │ - stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - rsbvc r6, r5, #44, 4 @ 0xc0000002 │ │ │ │ │ - ldrbvs r7, [r4, #-878]! @ 0xfffffc92 │ │ │ │ │ - @ instruction: 0x632c6e69 │ │ │ │ │ - strbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ - ldclcs 5, cr7, [r3], #-432 @ 0xfffffe50 │ │ │ │ │ - stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c616c │ │ │ │ │ - ldclvs 2, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ - stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - rsbvs r6, pc, #44, 6 @ 0xb0000000 │ │ │ │ │ - svccs 0x00616c79 │ │ │ │ │ - rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ d22e0c <__bss_end__@@Base+0x62575c> │ │ │ │ │ - ldclcs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ - cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - strvs r7, [pc, #-1893]! @ d22763 <__bss_end__@@Base+0x6250b3> │ │ │ │ │ - @ instruction: 0x632c3178 │ │ │ │ │ - strbvs r6, [lr, #-3183]! @ 0xfffff391 │ │ │ │ │ - stmdavc r5!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - svcvs 0x00632c32 │ │ │ │ │ - strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ - cmncc r8, #197132288 @ 0xbc00000 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ d22e34 <__bss_end__@@Base+0x625784> │ │ │ │ │ - svccs 0x0077656e │ │ │ │ │ - ldccs 8, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - stcvs 7, cr7, [pc], #-404 @ d22d60 <__bss_end__@@Base+0x6256b0> │ │ │ │ │ - ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ - strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - svcvs 0x00632c73 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00632c62 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvc r2, [r5, #-3938] @ 0xfffff09e │ │ │ │ │ - @ instruction: 0x2c78696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - rsbvs r7, pc, #1879048196 @ 0x70000004 │ │ │ │ │ - ldclcs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 5, cr6, [r9], #-360 @ 0xfffffe98 │ │ │ │ │ - ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - @ instruction: 0x632c7265 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x612f6269 │ │ │ │ │ - strtvs r7, [sp], #-1132 @ 0xfffffb94 │ │ │ │ │ - ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x632c7961 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x612f6269 │ │ │ │ │ - ldmdbvs r3!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c706d │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - eorvs r6, pc, #-1879048186 @ 0x90000006 │ │ │ │ │ - rsbsvc r6, r3, r9, ror #28 │ │ │ │ │ - @ instruction: 0x2c74696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 15, cr6, [pc], #-392 @ d22e08 <__bss_end__@@Base+0x625758> │ │ │ │ │ - rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - stclvs 3, cr6, [pc, #-188]! @ d22ee4 <__bss_end__@@Base+0x625834> │ │ │ │ │ - svcvs 0x00632c61 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs r4!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - cmnvc r5, r6, ror #12 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ - cmnvs r5, r5, ror #2 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r2], -r0, lsr #8 │ │ │ │ │ + eorscs r3, r6, r9, lsr r5 │ │ │ │ │ + teqcc r2, #-939524096 @ 0xc8000000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + stclvs 7, cr4, [r1, #-136]! @ 0xffffff78 │ │ │ │ │ + @ instruction: 0x6120616d │ │ │ │ │ + strtmi r6, [r0], -lr, ror #8 │ │ │ │ │ + svcvs 0x00746361 │ │ │ │ │ + @ instruction: 0x6c616972 │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + eorcs r7, r2, lr, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d21ff0 <__bss_end__@@Base+0x624940> │ │ │ │ │ + @ instruction: 0x37202231 │ │ │ │ │ + eorscc r3, r9, #-939524096 @ 0xc8000000 │ │ │ │ │ + ldmdbcc r3!, {r3, r4, r5, sp} │ │ │ │ │ + ldmdbcs r6!, {r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvs r6, r2, #-1073741807 @ 0xc0000011 │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + stclvs 15, cr6, [ip], #-268 @ 0xfffffef4 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + eorcs r6, r2, pc, ror #28 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22028 <__bss_end__@@Base+0x624978> │ │ │ │ │ + strcc r2, [r0, #-562]! @ 0xfffffdce │ │ │ │ │ + ldmdacc r8!, {r0, r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + ldmdbcc r7!, {r1, r2, r4, r5, sp} │ │ │ │ │ + beq 176c6b4 <__bss_end__@@Base+0x106f004> │ │ │ │ │ + strbvs r2, [r7, #-552] @ 0xfffffdd8 │ │ │ │ │ + cmnvs r2, lr, ror #8 │ │ │ │ │ + strbvc r2, [r5], -lr, rrx │ │ │ │ │ + cmnvs r5, r1, ror #24 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrbvs r2, [r4, #-3955]! @ 0xfffff08d │ │ │ │ │ - ldclcs 4, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ - ldclcs 5, cr6, [r3], #-472 @ 0xfffffe28 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ - svccs 0x00736576 │ │ │ │ │ - strbvc r6, [r7, #-2406]! @ 0xfffff69a │ │ │ │ │ - ldclcs 5, cr6, [r3], #-456 @ 0xfffffe38 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - @ instruction: 0x632c7461 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strtvs r6, [pc], -r9, ror #4 │ │ │ │ │ - mrcvs 5, 3, r6, cr3, cr2, {3} │ │ │ │ │ - @ instruction: 0x632c6c65 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - @ instruction: 0x632c6e61 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - stcvs 14, cr6, [pc, #-388]! @ d22ec8 <__bss_end__@@Base+0x625818> │ │ │ │ │ - @ instruction: 0x632c6e61 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbvc r4, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + eorcs r7, r2, sp, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22064 <__bss_end__@@Base+0x6249b4> │ │ │ │ │ + @ instruction: 0x31202233 │ │ │ │ │ + ldrtcc r3, [r1], #-307 @ 0xfffffecd │ │ │ │ │ + eorscc r2, r3, r1, lsr r0 │ │ │ │ │ + stmdbcs r9!, {r4, r5, r8, r9, ip, sp} │ │ │ │ │ + strmi r2, [r2, -sl, lsl #16]! │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - strtvc r6, [pc], #-3681 @ d23060 <__bss_end__@@Base+0x6259b0> │ │ │ │ │ - ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - @ instruction: 0x632c6667 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - stmdbvs pc!, {r0, r3, r5, r6, r9, sp, lr} @ │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c6e6f │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - stcvs 2, cr6, [pc], #-420 @ d22ee8 <__bss_end__@@Base+0x625838> │ │ │ │ │ - cdpvs 6, 6, cr7, cr9, cr5, {3} │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - rsbsvc r6, r5, #12032 @ 0x2f00 │ │ │ │ │ - strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ - stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ + stcmi 14, cr6, [r0, #-388]! @ 0xfffffe7c │ │ │ │ │ + rsbcs r6, r5, pc, ror #8 │ │ │ │ │ + strbtvc r7, [r9], #-1875 @ 0xfffff8ad │ │ │ │ │ + cmnvc r5, #6488064 @ 0x630000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r2, r0, lsr #2 │ │ │ │ │ + eorscs r3, r0, r7, lsr r5 │ │ │ │ │ + @ instruction: 0x36373831 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + cdpvs 7, 6, cr4, cr5, cr2, {1} │ │ │ │ │ + mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ + ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ + strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + eorscc r2, r1, #34 @ 0x22 │ │ │ │ │ + teqcc r6, r3, lsr r7 │ │ │ │ │ + ldrcc r3, [r2, -r0, lsr #14]! │ │ │ │ │ + beq 176c778 <__bss_end__@@Base+0x106f0c8> │ │ │ │ │ + cdpvs 2, 4, cr2, cr7, cr8, {1} │ │ │ │ │ + svcvs 0x006c7075 │ │ │ │ │ + subvc r2, pc, r4, ror r0 @ │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + ldrcc r2, [r5, -r2, lsr #32]! │ │ │ │ │ + teqcc r0, #12845056 @ 0xc40000 │ │ │ │ │ + teqcc r0, r0, lsr #2 │ │ │ │ │ + stmdbcs r9!, {r0, r2, r4, r5, ip, sp} │ │ │ │ │ + strmi r2, [r2, -sl, lsl #16]! │ │ │ │ │ + ldclvs 5, cr7, [r0], #-440 @ 0xfffffe48 │ │ │ │ │ + subsvc r7, pc, pc, ror #8 │ │ │ │ │ + cmnvc r5, #105 @ 0x69 │ │ │ │ │ + rsbvc r4, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + rsbscs r6, r4, sp, ror #2 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + ldmdacc r5!, {r1, r5, sp} │ │ │ │ │ + @ instruction: 0x36373132 │ │ │ │ │ + ldrtcc r3, [r1], -r0, lsr #2 │ │ │ │ │ + beq 176c7f0 <__bss_end__@@Base+0x106f140> │ │ │ │ │ + subvc r2, r7, #40, 4 @ 0x80000002 │ │ │ │ │ + stmdbvs r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + stclvs 14, cr6, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ + cmnvc r9, #-469762047 @ 0xe4000001 │ │ │ │ │ + rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ + cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ + ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ + cdpvs 4, 7, cr6, cr9, cr0, {1} │ │ │ │ │ + cmnvs r9, #6208 @ 0x1840 │ │ │ │ │ + @ instruction: 0x73206c61 │ │ │ │ │ + ldrbvs r7, [r4, #-889]! @ 0xfffffc87 │ │ │ │ │ + eorcs r7, r2, sp, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcvs 0x002d616d │ │ │ │ │ - svcvs 0x00736564 │ │ │ │ │ - stclcs 6, cr7, [r5], #-432 @ 0xfffffe50 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d221a8 <__bss_end__@@Base+0x624af8> │ │ │ │ │ + eorcc r2, r0, #805306371 @ 0x30000003 │ │ │ │ │ + eorscc r3, r2, r9, lsr r2 │ │ │ │ │ + teqcc r3, #32, 12 @ 0x2000000 │ │ │ │ │ + beq 176c84c <__bss_end__@@Base+0x106f19c> │ │ │ │ │ + stmdbvc r8, {r3, r5, r9, sp}^ │ │ │ │ │ + @ instruction: 0x67726570 │ │ │ │ │ + strbvs r6, [sp, #-3941]! @ 0xfffff09b │ │ │ │ │ + cmnvs r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + eorcs r7, r2, lr, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs sp, sp, ror #2 │ │ │ │ │ - mcrrmi 8, 7, r6, sp, cr4 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cmnvs r3, #3008 @ 0xbc0 │ │ │ │ │ - @ instruction: 0x2c6d696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c6576 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - svcvs 0x002f6269 │ │ │ │ │ - ldclcs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ - cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ - stclcs 5, cr6, [sp], #-464 @ 0xfffffe30 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ - svcvs 0x00632c64 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - blvs 29aeec8 <_edata@@Base+0x75bec8> │ │ │ │ │ - ldccs 4, cr3, [r5], #-408 @ 0xfffffe68 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - cmnvs r2, r3, ror r1 │ │ │ │ │ - svcvs 0x00632c67 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldclvs 15, cr2, [r3, #-392]! @ 0xfffffe78 │ │ │ │ │ - stclcs 4, cr7, [r8], #-388 @ 0xfffffe7c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - svcvs 0x00632c65 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvc r3!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ - cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ - strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x006f7467 │ │ │ │ │ - @ instruction: 0x632c736c │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ d22f37 <__bss_end__@@Base+0x625887> │ │ │ │ │ - svcvs 0x0063696e │ │ │ │ │ - cmnvs r4, r4, ror #10 │ │ │ │ │ - @ instruction: 0x632c6174 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ d22f4b <__bss_end__@@Base+0x62589b> │ │ │ │ │ - @ instruction: 0x2c74696e │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldrtvs r7, [r3], #-623 @ 0xfffffd91 │ │ │ │ │ - cmnvc r5, #44, 8 @ 0x2c000000 │ │ │ │ │ - rsbvc r7, r9, r3, ror #4 │ │ │ │ │ - ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ - strbtvs r6, [r9], -ip, lsr #8 │ │ │ │ │ - svcvs 0x00665f66 │ │ │ │ │ - strtvs r6, [ip], #-3442 @ 0xfffff28e │ │ │ │ │ - svcpl 0x00666669 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ - strtvs r7, [ip], #-884 @ 0xfffffc8c │ │ │ │ │ - strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d221e4 <__bss_end__@@Base+0x624b34> │ │ │ │ │ + @ instruction: 0x37202231 │ │ │ │ │ + ldmdacc r6!, {r0, r3, r4, r5, ip, sp} │ │ │ │ │ + ldrcc r2, [r6, #-54]! @ 0xffffffca │ │ │ │ │ + stmdbcs r9!, {r1, r4, r5, r9, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ + strbvs r6, [r9, #-1641]! @ 0xfffff997 │ │ │ │ │ + eorcs r7, r2, r2, ror r3 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22214 <__bss_end__@@Base+0x624b64> │ │ │ │ │ + eorcc r2, r0, #268435459 @ 0x10000003 │ │ │ │ │ + teqcc r7, #802816 @ 0xc4000 │ │ │ │ │ + teqcc r2, r8, lsr r0 │ │ │ │ │ + stmdbcs r9!, {r0, r2, r4, r5, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + ldrbvc r6, [r1, #-1390]! @ 0xfffffa92 │ │ │ │ │ + strbtvc r6, [r9], #-3169 @ 0xfffff39f │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr9, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + eorscc r2, r2, #34 @ 0x22 │ │ │ │ │ + ldmdacc r5!, {r1, r4, r5, ip, sp} │ │ │ │ │ + ldmdbcc r6!, {r5, r8, ip, sp} │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + ldrbvc r7, [r2, #-613]! @ 0xfffffd9b │ │ │ │ │ + rsbscs r7, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + ldmdacc r3!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + stmdbcc r0!, {r3, r4, r5, r9, ip, sp} │ │ │ │ │ + stmdbcs r9!, {r2, r4, r5, fp, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ + rsbcs r6, r5, r9, ror #26 │ │ │ │ │ + ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ + rsbscs r6, r4, #1616 @ 0x650 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + @ instruction: 0x36323733 │ │ │ │ │ + stmdbcc r0!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + stmdbcs r9!, {r0, r1, r2, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + @ instruction: 0x41206f74 │ │ │ │ │ + cdpvs 6, 6, cr6, cr9, cr6, {3} │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr5, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ + teqcc r6, r2, lsr #32 │ │ │ │ │ + eorscs r3, r6, r2, lsr r2 │ │ │ │ │ + ldmdbcs r6!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r2], #-1056 @ 0xfffffbe0 │ │ │ │ │ + @ instruction: 0x36203133 │ │ │ │ │ + beq 176c9d4 <__bss_end__@@Base+0x106f324> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22500 <__bss_end__@@Base+0x624e50> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + stmdbvs r4, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + rsbvc r6, r5, #106954752 @ 0x6600000 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strmi r6, [r0, #-3169]! @ 0xfffff39f │ │ │ │ │ strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - cmnvc r9, #44, 8 @ 0x2c000000 │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cmnvs r2, ip, lsr #8 │ │ │ │ │ - stmdbvc r4!, {r0, r1, r2, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - stmdbvs sp!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strvs r7, [ip, #-867]! @ 0xfffffc9d │ │ │ │ │ - stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x662c7374 │ │ │ │ │ - cmnvs r0, r6, ror #8 │ │ │ │ │ - @ instruction: 0x2c356b63 │ │ │ │ │ - rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ - strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ - cmnvc r9, #12032 @ 0x2f00 │ │ │ │ │ - stmdbvs r6!, {r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - cmnvs lr, #-2147483621 @ 0x8000001b │ │ │ │ │ - svcvs 0x00662c65 │ │ │ │ │ - strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ - stclvs 15, cr5, [r5], #-456 @ 0xfffffe38 │ │ │ │ │ - strtvs r6, [ip], -r9, ror #26 │ │ │ │ │ - strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ - ldclcs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdavs ip!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ - cmnvs r0, pc, ror #26 │ │ │ │ │ - stmdavs ip!, {r0, r1, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ │ - cmnvs r0, pc, ror #26 │ │ │ │ │ - @ instruction: 0x6c2f6b63 │ │ │ │ │ - ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ - svcvs 0x00656772 │ │ │ │ │ - rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sp, lr} │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - cmnvs r5, r5, ror #2 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + eorscc r3, r6, #32, 18 @ 0x80000 │ │ │ │ │ + eorscs r3, r7, r5, lsr r9 │ │ │ │ │ + ldmdbcs r2!, {r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 12, 3, r2, cr9, cr3, {3} │ │ │ │ │ - strbvs r6, [r7, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvs r5, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ - mcrvs 5, 3, r7, cr5, cr1, {3} │ │ │ │ │ - stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + @ instruction: 0x6120736e │ │ │ │ │ + stmdbmi r0!, {r1, r2, r3, r5, r6, sl, sp, lr} │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stcvs 14, cr6, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ - cmnvs r1, #97 @ 0x61 │ │ │ │ │ - cmnvs ip, fp, ror #24 │ │ │ │ │ - blvs 25fb874 <_edata@@Base+0x3a8874> │ │ │ │ │ - cmnvs ip, pc, lsr #4 │ │ │ │ │ - smcvs 49859 @ 0xc2c3 │ │ │ │ │ - blvs 25fb880 <_edata@@Base+0x3a8880> │ │ │ │ │ - rsbvc r6, r1, pc, lsr #24 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ - strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ - stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ - stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvc ip, #25344 @ 0x6300 │ │ │ │ │ - rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ - stcvs 3, cr7, [ip, #-404]! @ 0xfffffe6c │ │ │ │ │ - svcvs 0x00726361 │ │ │ │ │ - strbtvc r6, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ │ - @ instruction: 0x2c786972 │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - svccs 0x006b6361 │ │ │ │ │ - rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - cmnvc r9, #44, 26 @ 0xb00 │ │ │ │ │ - cdpvs 12, 6, cr2, cr13, cr3, {3} │ │ │ │ │ - svcvs 0x00747765 │ │ │ │ │ - strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ - cmnvs r9, ip, ror #8 │ │ │ │ │ - strbtvc r6, [r9], #-1124 @ 0xfffffb9c │ │ │ │ │ - stclcs 6, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvs r6, [ip], #-1390 @ 0xfffffa92 │ │ │ │ │ - ldclvs 2, cr7, [pc, #-404] @ d2319c <__bss_end__@@Base+0x625aec> │ │ │ │ │ - stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - @ instruction: 0x2c636972 │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - smcvs 13970 @ 0x3692 │ │ │ │ │ - @ instruction: 0x2c6f696c │ │ │ │ │ - rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - svccs 0x006b6361 │ │ │ │ │ - stclcs 2, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ d231a8 <__bss_end__@@Base+0x625af8> │ │ │ │ │ - ldrbtvs r2, [r0], #-3193 @ 0xfffff387 │ │ │ │ │ - stclcs 6, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ - ldclcs 3, cr6, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ - smcvc 50992 @ 0xc730 │ │ │ │ │ - ldrbtvc r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ - cmnvs r5, ip, lsr #2 │ │ │ │ │ - ldclvs 4, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ - stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ - stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ - stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ - @ instruction: 0x732c7374 │ │ │ │ │ - ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - svcvs 0x00732c6e │ │ │ │ │ - svcpl 0x0065766c │ │ │ │ │ - svcpl 0x00746172 │ │ │ │ │ - cmnvc r5, r9, ror #28 │ │ │ │ │ - stclvs 3, cr7, [pc], #-176 @ d23314 <__bss_end__@@Base+0x625c64> │ │ │ │ │ - subsvc r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ - @ instruction: 0x732c6365 │ │ │ │ │ - strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ - cmnvs r4, ip, lsr #6 │ │ │ │ │ - @ instruction: 0x732c7374 │ │ │ │ │ - mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ - svcvs 0x00727067 │ │ │ │ │ - ldmdbvc r3!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ - ldrbvs r2, [r4, #-3181]! @ 0xfffff393 │ │ │ │ │ - rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr12, {1} │ │ │ │ │ - svccs 0x00726f73 │ │ │ │ │ - cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - ldrbvs r6, [r2, #-1637]! @ 0xfffff99b │ │ │ │ │ - svcvs 0x00632d65 │ │ │ │ │ - strtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ - svcpl 0x00747365 │ │ │ │ │ - cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ - cdpvs 15, 6, cr5, cr5, cr8, {3} │ │ │ │ │ - stmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldclcs 7, cr6, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ - subsvc r6, pc, r4, ror pc @ │ │ │ │ │ - svcpl 0x00796c6f │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbsvc r2, r4, #25856 @ 0x6500 │ │ │ │ │ - ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbsvc r2, r4, #29440 @ 0x7300 │ │ │ │ │ - ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbcc r2, sp, #460 @ 0x1cc │ │ │ │ │ - strtvc r6, [ip], #-2669 @ 0xfffff593 │ │ │ │ │ - svcvs 0x00676972 │ │ │ │ │ - strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ - ldclcs 2, cr7, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ - stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ - ldrbvs r2, [r6, #-3187]! @ 0xfffff38d │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - ldrbvc r7, [pc], #-2604 @ d23460 <__bss_end__@@Base+0x625db0> │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - strtcs r2, [r4], #-3965 @ 0xfffff083 │ │ │ │ │ - cmnvc r5, #47104 @ 0xb800 │ │ │ │ │ - ldrbvs r2, [r4, #-3175]! @ 0xfffff399 │ │ │ │ │ - rsbseq r6, sp, r8, ror r9 │ │ │ │ │ - ... │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - strtvs r3, [pc], #-46 @ d2383c <__bss_end__@@Base+0x62618c> │ │ │ │ │ - strtcs r6, [pc], #-879 @ d23840 <__bss_end__@@Base+0x626190> │ │ │ │ │ - ldrbvc r2, [fp, #-3620]! @ 0xfffff1dc │ │ │ │ │ - strtvc r6, [ip], #-1907 @ 0xfffff88d │ │ │ │ │ - stclvc 8, cr7, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ - ... │ │ │ │ │ - ldmdbmi r8, {r0, r2, r3, r6, r8, lr}^ │ │ │ │ │ - bcc 1bb3d90 <__bss_end__@@Base+0x14b66e0> │ │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ │ - smullseq ip, pc, r8, r0 @ │ │ │ │ │ - adcseq r9, r3, r0, asr r8 │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - rsbeq lr, pc, r8, asr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x010c41b0 │ │ │ │ │ - rsbeq lr, pc, r8, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq ip, r0, ror #4 │ │ │ │ │ - andle r0, r0, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r9, [r0, #-128] @ 0xffffff80 │ │ │ │ │ - cdpmi 12, 4, cr4, cr9, cr4, {1} │ │ │ │ │ - svcmi 0x00505345 │ │ │ │ │ - cmppl r4, #1168 @ 0x490 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cdpvs 12, 6, cr6, cr9, cr0, {1} │ │ │ │ │ - svcvs 0x00707365 │ │ │ │ │ - cmnvc r4, #1680 @ 0x690 │ │ │ │ │ - rsbscs r6, r7, r0, lsr #24 │ │ │ │ │ - rsceq r6, r6, lr, ror r6 │ │ │ │ │ - rsbscs r7, r3, r0, lsr #32 │ │ │ │ │ - rsceq r6, r6, lr, ror r6 │ │ │ │ │ - rsbscs r7, r3, r0, lsr #32 │ │ │ │ │ - eorseq r2, r5, r1, lsr lr │ │ │ │ │ - rsbscs r6, r4, r0, lsr #24 │ │ │ │ │ - rsceq r6, r6, lr, ror r4 │ │ │ │ │ - rsbscs r6, r4, r0, lsr #24 │ │ │ │ │ - rsceq r6, r6, lr, ror r4 │ │ │ │ │ - rsbscs r7, r4, r0, lsr #32 │ │ │ │ │ - rsceq r6, r6, lr, ror r4 │ │ │ │ │ - rsbscs r7, r4, r0, lsr #32 │ │ │ │ │ - rsceq r6, r6, lr, ror r4 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cdpvs 12, 6, cr6, cr9, cr0, {1} │ │ │ │ │ - stcvs 3, cr7, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ - ldrbtvs r2, [lr], #-116 @ 0xffffff8c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsceq r6, r6, sp, ror #2 │ │ │ │ │ - strbvs r6, [ip, #-368]! @ 0xfffffe90 │ │ │ │ │ - bcc 2680af4 <_edata@@Base+0x42daf4> │ │ │ │ │ + cmnvc ip, #-2147483620 @ 0x8000001c │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + eorscc r3, r0, r0, lsr #16 │ │ │ │ │ + eorscs r3, r1, r3, lsr r0 │ │ │ │ │ + ldrtcc r3, [r8], #-2099 @ 0xfffff7cd │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ + cmnvc r3, #478150656 @ 0x1c800000 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldrcc r3, [r1, #-544]! @ 0xfffffde0 │ │ │ │ │ + eorscs r3, r9, r7, lsr r2 │ │ │ │ │ + eorscc r3, r7, #822083584 @ 0x31000000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ d21fcc <__bss_end__@@Base+0x62491c> │ │ │ │ │ + rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbvc r7, r5, #32, 6 @ 0x80000000 │ │ │ │ │ + rsbscs r6, r3, #440401920 @ 0x1a400000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + @ instruction: 0x37383632 │ │ │ │ │ + @ instruction: 0x33203032 │ │ │ │ │ + stmdbcs r9!, {r4, r5, r8, r9, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + qsub16mi r6, r0, r4 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + eorcs r6, r2, pc, ror #28 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22498 <__bss_end__@@Base+0x624de8> │ │ │ │ │ + strtcc r2, [r0], #-562 @ 0xfffffdce │ │ │ │ │ + @ instruction: 0x37383539 │ │ │ │ │ + teqcc r8, #57 @ 0x39 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + cdpvs 7, 6, cr4, cr5, cr0, {1} │ │ │ │ │ + mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r1, #32, 2 │ │ │ │ │ + eorscs r3, r8, r6, lsr r9 │ │ │ │ │ + ldmdbcs r7!, {r2, r4, r5, r9, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ + strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ + rsbcs r6, lr, #420 @ 0x1a4 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + teqcc r0, #56, 10 @ 0xe000000 │ │ │ │ │ + stmdacc r0!, {r0, r3, r4, r5, ip, sp} │ │ │ │ │ + stmdbcs r9!, {r2, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stcmi 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ + ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, r3, ror #10 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + @ instruction: 0x41207261 │ │ │ │ │ + rsbvs r6, r5, #108, 14 @ 0x1b00000 │ │ │ │ │ + eorcs r6, r2, r2, ror r1 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22560 <__bss_end__@@Base+0x624eb0> │ │ │ │ │ + @ instruction: 0x37202232 │ │ │ │ │ + @ instruction: 0x31203435 │ │ │ │ │ + stmdbcs r9!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stcmi 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + rsbscs r2, r3, r1, ror #14 │ │ │ │ │ + cmnvs r4, r4, asr #2 │ │ │ │ │ + ldrbvs r6, [r3, #-354]! @ 0xfffffe9e │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r6], #-1056 @ 0xfffffbe0 │ │ │ │ │ + eorscs r3, r2, r9, lsr r5 │ │ │ │ │ + stmdbcs r9!, {r0, r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stcmi 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ + strbvs r7, [r3, #-873]! @ 0xfffffc97 │ │ │ │ │ + cdpvs 12, 6, cr6, cr1, cr12, {3} │ │ │ │ │ + cmnvc r5, #404 @ 0x194 │ │ │ │ │ + ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r9, r0, lsr #6 │ │ │ │ │ + eorscs r3, r7, r4, lsr r5 │ │ │ │ │ + ldmdbcs r2!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + subpl r4, r5, pc, asr #8 │ │ │ │ │ + subcs r4, fp, #67108865 @ 0x4000001 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + ldrtcc r3, [r9], #-1331 @ 0xfffffacd │ │ │ │ │ + @ instruction: 0x31203038 │ │ │ │ │ + ldmdbcs r7!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d22804 <__bss_end__@@Base+0x625154> │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r1, #32, 10 @ 0x8000000 │ │ │ │ │ + eorscs r3, r8, r3, lsr r1 │ │ │ │ │ + eorscc r3, r3, #209715200 @ 0xc800000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + stclvs 0, cr5, [pc], #-128 @ d227c0 <__bss_end__@@Base+0x625110> │ │ │ │ │ + stclvs 14, cr6, [pc, #-484]! @ d22660 <__bss_end__@@Base+0x624fb0> │ │ │ │ │ + cmnvc ip, #1073741850 @ 0x4000001a │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + ldrcc r3, [r2, #-1568]! @ 0xfffff9e0 │ │ │ │ │ + eorscs r3, r7, r1, lsr r7 │ │ │ │ │ + ldrcc r3, [r4, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + svcvs 0x00725020 │ │ │ │ │ + stclvs 2, cr7, [r1, #-412]! @ 0xfffffe64 │ │ │ │ │ + svcvs 0x006c4620 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr7, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ + ldmdacc r5!, {r1, r5, sp} │ │ │ │ │ + eorscc r3, r4, #48, 16 @ 0x300000 │ │ │ │ │ + ldrtcc r3, [r6], #-288 @ 0xfffffee0 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + cmpmi r5, r0, lsr #2 │ │ │ │ │ + movtmi r5, #4164 @ 0x1044 │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr11, {2} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + ldmdacc r8!, {r1, r5, sp} │ │ │ │ │ + eorscc r3, r5, #-1879048189 @ 0x90000003 │ │ │ │ │ + ldrcc r3, [r0, #-1056]! @ 0xfffffbe0 │ │ │ │ │ + beq 176cdbc <__bss_end__@@Base+0x106f70c> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d228f0 <__bss_end__@@Base+0x625240> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + ldrbvc r2, [r2, #-111] @ 0xffffff91 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + ldrbtvc r6, [r4], #-336 @ 0xfffffeb0 │ │ │ │ │ + cmnvc lr, #1342177286 @ 0x50000006 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + ldmdbcc r9!, {r5, r8, r9, ip, sp} │ │ │ │ │ + eorscs r3, r0, r1, lsr r1 │ │ │ │ │ + ldmdbcs r0!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + eorcs r7, r2, r5, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d227a0 <__bss_end__@@Base+0x6250f0> │ │ │ │ │ + eorcc r2, r0, #536870915 @ 0x20000003 │ │ │ │ │ + eorscc r3, r0, r4, lsr r0 │ │ │ │ │ + ldmdbcc r3!, {r1, r4, r5, sp} │ │ │ │ │ + beq 176ce3c <__bss_end__@@Base+0x106f78c> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22970 <__bss_end__@@Base+0x6252c0> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + ldrbvs r2, [r3, #-111] @ 0xffffff91 │ │ │ │ │ + eorcs r7, r2, r4, ror r3 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d227d8 <__bss_end__@@Base+0x625128> │ │ │ │ │ + strtcc r2, [r0], #-562 @ 0xfffffdce │ │ │ │ │ + @ instruction: 0x36303234 │ │ │ │ │ + eorscc r2, r7, r2, lsr r0 │ │ │ │ │ + stmdbcs r9!, {r0, r2, r4, r5, fp, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + @ instruction: 0x53206f74 │ │ │ │ │ + ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr14, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + ldrcc r2, [r3, #-34]! @ 0xffffffde │ │ │ │ │ + @ instruction: 0x36363133 │ │ │ │ │ + ldrcc r3, [r8, #-2336]! @ 0xfffff6e0 │ │ │ │ │ + beq 176cec8 <__bss_end__@@Base+0x106f818> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d229ec <__bss_end__@@Base+0x62533c> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + subsvc r2, r3, pc, rrx │ │ │ │ │ + cmnvs r9, r5, ror #6 │ │ │ │ │ + strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + ldmdbcc r9!, {r0, r1, r2, r4, r5, ip, sp} │ │ │ │ │ + eorcc r3, r0, #230686720 @ 0xdc00000 │ │ │ │ │ + ldmdbcs r1!, {r4, r5, fp, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ + strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr7, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + ldrtcc r2, [r5], #-34 @ 0xffffffde │ │ │ │ │ + eorscc r3, r9, #268435459 @ 0x10000003 │ │ │ │ │ + ldrcc r3, [r2, -r0, lsr #6]! │ │ │ │ │ + beq 176cf50 <__bss_end__@@Base+0x106f8a0> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22a78 <__bss_end__@@Base+0x6253c8> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + ldmdbvc r3, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + strbtvc r6, [r5], #-3437 @ 0xfffff293 │ │ │ │ │ + cmnvc r5, #1867776 @ 0x1c8000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + eorscc r3, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eorscs r3, r8, r1, lsr r1 │ │ │ │ │ + teqcc r1, #-1006632960 @ 0xc4000000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ + eorcs r7, r2, r4, ror r3 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22920 <__bss_end__@@Base+0x625270> │ │ │ │ │ + @ instruction: 0x36202233 │ │ │ │ │ + teqcc r5, r4, lsr r7 │ │ │ │ │ + ldrcc r2, [r3, #-48]! @ 0xffffffd0 │ │ │ │ │ + stmdbcs r9!, {r0, r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + @ instruction: 0x61206f74 │ │ │ │ │ + rsbvs r6, r5, #108, 14 @ 0x1b00000 │ │ │ │ │ + cmnvs r9, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldrbtvc r6, [r8], #-1312 @ 0xfffffae0 │ │ │ │ │ + ldmdbvs r3!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + eorscc r3, r9, #884736 @ 0xd8000 │ │ │ │ │ + @ instruction: 0x33203636 │ │ │ │ │ + ldmdbcs r1!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ + rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ + rsbscs r6, r9, #108, 2 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + ldrcc r3, [r1, #-822]! @ 0xfffffcca │ │ │ │ │ + eorcc r3, r0, #884736 @ 0xd8000 │ │ │ │ │ + ldmdbcs r4!, {r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + eorcs r6, r2, r0, ror r1 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d229e4 <__bss_end__@@Base+0x625334> │ │ │ │ │ + @ instruction: 0x36202232 │ │ │ │ │ + ldmdacc r7!, {r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ + @ instruction: 0x37332037 │ │ │ │ │ + beq 176d088 <__bss_end__@@Base+0x106f9d8> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22bb4 <__bss_end__@@Base+0x625504> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + strbtvc r2, [r1], #-111 @ 0xffffff91 │ │ │ │ │ + svcvs 0x00736e65 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr2, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ + teqcc r2, r2, lsr #32 │ │ │ │ │ + @ instruction: 0x37363038 │ │ │ │ │ + eorscc r3, r8, r0, lsr #6 │ │ │ │ │ + beq 176d0ac <__bss_end__@@Base+0x106f9fc> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22bf0 <__bss_end__@@Base+0x625540> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + strbvs r2, [r3, #-111]! @ 0xffffff91 │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r6], #-1568 @ 0xfffff9e0 │ │ │ │ │ + eorscs r3, r4, r7, lsr r3 │ │ │ │ │ + ldrtcc r3, [r6], #-1843 @ 0xfffff8cd │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + rsbvs r6, pc, #32, 6 @ 0x80000000 │ │ │ │ │ + rsbcs r6, r1, #30976 @ 0x7900 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + eorscc r3, r0, r6, lsr r7 │ │ │ │ │ + eorcc r3, r0, #901120 @ 0xdc000 │ │ │ │ │ + ldmdbcs r1!, {r0, r1, r4, r5, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svcpl 0x00626972 │ │ │ │ │ + rsbcs r6, r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + ldrcc r3, [r1, #-2358]! @ 0xfffff6ca │ │ │ │ │ + strcc r3, [r0, #-307]! @ 0xfffffecd │ │ │ │ │ + ldmdbcs r2!, {r0, r2, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + rsbscs r6, r2, #460 @ 0x1cc │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + ldrcc r3, [r2, #-1329]! @ 0xfffffacf │ │ │ │ │ + strtcc r3, [r0], #-562 @ 0xfffffdce │ │ │ │ │ + ldmdbcs r4!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ + ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ + rsbcs r7, r5, #110100480 @ 0x6900000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + @ instruction: 0x37363037 │ │ │ │ │ + strtcc r3, [r0], #-1331 @ 0xfffffacd │ │ │ │ │ + ldmdbcs r1!, {r0, r3, r4, r5, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ + rsbcs r6, r2, #1867776 @ 0x1c8000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + @ instruction: 0x37303038 │ │ │ │ │ + strcc r3, [r0, #-1080]! @ 0xfffffbc8 │ │ │ │ │ + ldmdbcs r8!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ + eorscc r3, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eorscs r3, r1, r6, lsr r8 │ │ │ │ │ + eorscc r3, r5, r2, lsr r2 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + cmnvs r2, r0, lsr #8 │ │ │ │ │ + rsbcs r6, r6, #1996488704 @ 0x77000000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + @ instruction: 0x37353731 │ │ │ │ │ + @ instruction: 0x37312037 │ │ │ │ │ + stmdbcs r9!, {r0, r2, r4, r5, sl, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + strvs r6, [r0, #-3956]! @ 0xfffff08c │ │ │ │ │ + stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + eorcs r7, r2, r4, ror r3 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22c3c <__bss_end__@@Base+0x62558c> │ │ │ │ │ + strcc r2, [r0, #-563]! @ 0xfffffdcd │ │ │ │ │ + @ instruction: 0x36393034 │ │ │ │ │ + ldmdbcc r4!, {r5, r8, r9, ip, sp} │ │ │ │ │ + beq 176d2e8 <__bss_end__@@Base+0x106fc38> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22e0c <__bss_end__@@Base+0x62575c> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + cmnvs r6, pc, rrx │ │ │ │ │ + @ instruction: 0x46207473 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + strtvc r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + eorscc r3, r7, #32, 18 @ 0x80000 │ │ │ │ │ + eorscs r3, r0, r5, lsr r3 │ │ │ │ │ + ldmdbcs r4!, {r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvs lr, r6, ror #18 │ │ │ │ │ + rsbcs r6, r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + @ instruction: 0x37323539 │ │ │ │ │ + @ instruction: 0x36342038 │ │ │ │ │ + beq 176d360 <__bss_end__@@Base+0x106fcb0> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22e90 <__bss_end__@@Base+0x6257e0> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + rsbvc r2, r6, #111 @ 0x6f │ │ │ │ │ + cmnvs r4, r1, ror #6 │ │ │ │ │ + eorcs r7, r2, ip, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22cfc <__bss_end__@@Base+0x62564c> │ │ │ │ │ + @ instruction: 0x31202233 │ │ │ │ │ + teqcc r0, r0, lsr r7 │ │ │ │ │ + ldmdacc r4!, {r2, r4, r5, sp} │ │ │ │ │ + beq 176d398 <__bss_end__@@Base+0x106fce8> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d22ecc <__bss_end__@@Base+0x62581c> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + rsbvc r2, r7, #111 @ 0x6f │ │ │ │ │ + cmnvc r8, #97 @ 0x61 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + ldrcc r3, [r3, -r0, lsr #2]! │ │ │ │ │ + eorscs r3, r3, r9, lsr r8 │ │ │ │ │ + ldmdbcs r6!, {r0, r3, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ + rsbscs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + @ instruction: 0x37303931 │ │ │ │ │ + @ instruction: 0x31203136 │ │ │ │ │ + ldmdbcs r5!, {r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvc r6, sp, r8, ror #30 │ │ │ │ │ + rsbcs r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + eorscc r3, r7, r2, lsr r0 │ │ │ │ │ + @ instruction: 0x31203036 │ │ │ │ │ + stmdbcs r9!, {r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs r0!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr} │ │ │ │ │ + rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ + rsbcs r6, ip, #112, 30 @ 0x1c0 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + ldmdbcc r5!, {r1, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcc r3, r0, #-469762048 @ 0xe4000000 │ │ │ │ │ + stmdbcs r9!, {r0, r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs r0!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr} │ │ │ │ │ + cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + eorcs r7, r2, pc, ror #4 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22e24 <__bss_end__@@Base+0x625774> │ │ │ │ │ + @ instruction: 0x36202232 │ │ │ │ │ + ldrcc r3, [r7, #-567]! @ 0xfffffdc9 │ │ │ │ │ + ldrcc r3, [r2, #-288]! @ 0xfffffee0 │ │ │ │ │ + stmdbcs r9!, {r0, r3, r4, r5, r9, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stcvs 15, cr6, [r0], #-464 @ 0xfffffe30 │ │ │ │ │ + cmnvs r1, #97 @ 0x61 │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr11, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + teqcc r2, #34 @ 0x22 │ │ │ │ │ + eorscc r3, r5, #49 @ 0x31 │ │ │ │ │ + ldmdbcc r8!, {r5, r8, ip, sp} │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + strbtvs r6, [r2], -r0, lsr #24 │ │ │ │ │ + eorcs r7, r2, r7, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22e98 <__bss_end__@@Base+0x6257e8> │ │ │ │ │ + eorcc r2, r0, #805306371 @ 0x30000003 │ │ │ │ │ + @ instruction: 0x36343535 │ │ │ │ │ + eorscc r2, r9, r1, lsr r0 │ │ │ │ │ + beq 176d52c <__bss_end__@@Base+0x106fe7c> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d23068 <__bss_end__@@Base+0x6259b8> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + stmdbvs ip!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ + strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ + rsbcs r7, r1, #536870918 @ 0x20000006 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + ldmdacc r3!, {r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + strtcc r3, [r0], #-309 @ 0xfffffecb │ │ │ │ │ + ldmdbcs r4!, {r0, r1, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ + cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + ldrcc r3, [r0, -r0, lsr #6]! │ │ │ │ │ + eorscs r3, r8, r0, lsr r7 │ │ │ │ │ + ldmdbcs r9!, {r0, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + rsbcs r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + ldrtcc r3, [r2], #-819 @ 0xfffffccd │ │ │ │ │ + @ instruction: 0x31203034 │ │ │ │ │ + stmdbcs r9!, {r1, r2, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + stcvs 15, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ + ldrbtvc r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ + eorcs r6, r2, pc, ror #28 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22f8c <__bss_end__@@Base+0x6258dc> │ │ │ │ │ + @ instruction: 0x33202233 │ │ │ │ │ + @ instruction: 0x37323933 │ │ │ │ │ + @ instruction: 0x36312032 │ │ │ │ │ + beq 176d634 <__bss_end__@@Base+0x106ff84> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d2315c <__bss_end__@@Base+0x625aac> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + strbvc r2, [lr, #-111]! @ 0xffffff91 │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ + strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ + cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ + @ instruction: 0x6c616974 │ │ │ │ │ + ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + eorcs r7, r2, lr, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d22fec <__bss_end__@@Base+0x62593c> │ │ │ │ │ + stmdbcc r0!, {r0, r4, r5, r9, sp} │ │ │ │ │ + eorscc r3, r5, #239075328 @ 0xe400000 │ │ │ │ │ + eorscc r2, r1, r2, lsr r0 │ │ │ │ │ + stmdbcs r9!, {r0, r3, r4, r5, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + mcrvs 15, 1, r6, cr0, cr4, {3} │ │ │ │ │ + rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ + stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ + eorcs r6, r2, r9, ror #30 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d2302c <__bss_end__@@Base+0x62597c> │ │ │ │ │ + @ instruction: 0x33202233 │ │ │ │ │ + eorscc r3, r4, r4, lsr r3 │ │ │ │ │ + eorscc r2, r4, r4, lsr r0 │ │ │ │ │ + stmdbcs r9!, {r1, r2, r4, r5, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + svcvs 0x00206f74 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ + ldrbtvc r7, [r3], #-2419 @ 0xfffff68d │ │ │ │ │ + eorcs r6, r2, r5, ror #26 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d23070 <__bss_end__@@Base+0x6259c0> │ │ │ │ │ + @ instruction: 0x33202233 │ │ │ │ │ + ldrtcc r3, [r6], #-2102 @ 0xfffff7ca │ │ │ │ │ + @ instruction: 0x37312030 │ │ │ │ │ + beq 176d714 <__bss_end__@@Base+0x1070064> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d23240 <__bss_end__@@Base+0x625b90> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + rsbvc r2, pc, pc, rrx │ │ │ │ │ + strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ + rsbscs r7, r3, #-268435450 @ 0xf0000006 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + ldrcc r3, [r7, #-1842]! @ 0xfffff8ce │ │ │ │ │ + strtcc r3, [r0], #-1586 @ 0xfffff9ce │ │ │ │ │ + ldmdbcs r5!, {r4, r5, r9, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ + eorvc r6, r0, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ + cmnvs r9, pc, ror #26 │ │ │ │ │ + eorcs r7, r2, ip, ror #6 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d230f8 <__bss_end__@@Base+0x625a48> │ │ │ │ │ + @ instruction: 0x33202233 │ │ │ │ │ + ldrcc r3, [r3, #-823]! @ 0xfffffcc9 │ │ │ │ │ + @ instruction: 0x37312034 │ │ │ │ │ + ldmdbcs r0!, {r1, r2, r4, r5, r8, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ + stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ + mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ + mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ + eorcs r7, r2, r4, ror r3 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d23140 <__bss_end__@@Base+0x625a90> │ │ │ │ │ + strcc r2, [r0, #-563]! @ 0xfffffdcd │ │ │ │ │ + @ instruction: 0x37343837 │ │ │ │ │ + ldrcc r3, [r5, -r0, lsr #8]! │ │ │ │ │ + beq 176d7d4 <__bss_end__@@Base+0x1070124> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d23310 <__bss_end__@@Base+0x625c60> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + cmnvc r0, #111 @ 0x6f │ │ │ │ │ + eorcs r7, r2, ip, ror #2 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d23178 <__bss_end__@@Base+0x625ac8> │ │ │ │ │ + strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ + ldrcc r3, [r0, #-2353]! @ 0xfffff6cf │ │ │ │ │ + teqcc r3, #55 @ 0x37 │ │ │ │ │ + beq 176d820 <__bss_end__@@Base+0x1070170> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d23348 <__bss_end__@@Base+0x625c98> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + ldmdbvc r0!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ + strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr5, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + eorscc r2, r4, #34 @ 0x22 │ │ │ │ │ + ldmdacc r5!, {r2, r4, r5, r9, ip, sp} │ │ │ │ │ + ldrtcc r3, [r4], -r0, lsr #4 │ │ │ │ │ + beq 176d850 <__bss_end__@@Base+0x10701a0> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d23388 <__bss_end__@@Base+0x625cd8> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr8, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + ldrcc r2, [r4, #-34]! @ 0xffffffde │ │ │ │ │ + ldmdbcc r0!, {r0, r1, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + ldmdbcc r9!, {r5, r8, ip, sp} │ │ │ │ │ + beq 176d880 <__bss_end__@@Base+0x10701d0> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d233c4 <__bss_end__@@Base+0x625d14> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + stmdbvs ip!, {r0, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ + cmnvs r3, r6, ror #18 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + eorscc r3, r6, #32, 8 @ 0x20000000 │ │ │ │ │ + eorscs r3, r9, r6, lsr r6 │ │ │ │ │ + ldmdbcs r0!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ + ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + ldmdacc r4!, {r1, r5, sp} │ │ │ │ │ + eorscc r3, r8, #52, 6 @ 0xd0000000 │ │ │ │ │ + teqcc r8, #32, 10 @ 0x8000000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + strbtvc r4, [lr], #-2338 @ 0xfffff6de │ │ │ │ │ + strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ + cmnvs r4, r0, lsr #6 │ │ │ │ │ + eorcs r7, r2, r4, ror r3 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d232ac <__bss_end__@@Base+0x625bfc> │ │ │ │ │ + strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ + ldrtcc r3, [r0], #-1337 @ 0xfffffac7 │ │ │ │ │ + ldmdbcc r9!, {r1, r2, r4, r5, sp} │ │ │ │ │ + beq 176d948 <__bss_end__@@Base+0x1070298> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d2347c <__bss_end__@@Base+0x625dcc> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + rsbsvc r2, r4, #111 @ 0x6f │ │ │ │ │ + svcvs 0x00746769 │ │ │ │ │ + rsbscs r6, r3, #28416 @ 0x6f00 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + eorscc r3, r8, #3538944 @ 0x360000 │ │ │ │ │ + @ instruction: 0x36203639 │ │ │ │ │ + stmdbcs r9!, {r4, r5, r9, sl, ip, sp} │ │ │ │ │ + stmdbmi r2!, {r1, r3, fp, sp} │ │ │ │ │ + svcvs 0x0072746e │ │ │ │ │ + strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + @ instruction: 0x77206f74 │ │ │ │ │ + cmnvs r4, #-939524095 @ 0xc8000001 │ │ │ │ │ + eorcs r6, r2, r3, ror r5 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d23324 <__bss_end__@@Base+0x625c74> │ │ │ │ │ + @ instruction: 0x36202233 │ │ │ │ │ + teqcc r0, r7, lsr r1 │ │ │ │ │ + @ instruction: 0x37382036 │ │ │ │ │ + beq 176d9c0 <__bss_end__@@Base+0x1070310> │ │ │ │ │ + cdpvs 2, 4, cr2, cr9, cr8, {1} │ │ │ │ │ + strbtvs r7, [pc], #-628 @ d234f4 <__bss_end__@@Base+0x625e44> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + strtvc r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + ldrbvs r2, [sl, #-111]! @ 0xffffff91 │ │ │ │ │ + strbvs r6, [r2, #-3177]! @ 0xfffff397 │ │ │ │ │ + rsbvc r6, r5, #29884416 @ 0x1c80000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + ldmdbcc r7!, {r5, r9, sl, ip, sp} │ │ │ │ │ + eorscs r3, r8, r7, lsr r2 │ │ │ │ │ + @ instruction: 0x36303831 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + stmdbvc r5!, {r1, r5, r8, r9, fp, lr}^ │ │ │ │ │ + ldrbtvs r6, [r2], #-3959 @ 0xfffff089 │ │ │ │ │ + stclvs 3, cr4, [pc, #-128]! @ d234b8 <__bss_end__@@Base+0x625e08> │ │ │ │ │ + strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ + teqcc r6, r2, lsr #32 │ │ │ │ │ + teqcc r5, #57 @ 0x39 │ │ │ │ │ + ldmdbcc r1!, {r5, r9, ip, sp} │ │ │ │ │ + beq 176da44 <__bss_end__@@Base+0x1070394> │ │ │ │ │ + stmdbvs ip, {r3, r5, r9, sp}^ │ │ │ │ │ + @ instruction: 0x61207073 │ │ │ │ │ + stcmi 4, cr6, [r0, #-440]! @ 0xfffffe48 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpcs 2, 2, cr2, cr0, cr1, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ + ldrcc r2, [r5, -r2, lsr #32]! │ │ │ │ │ + eorscc r3, r1, #55574528 @ 0x3500000 │ │ │ │ │ + ldrcc r3, [r9, #-800]! @ 0xfffffce0 │ │ │ │ │ + beq 176da74 <__bss_end__@@Base+0x10703c4> │ │ │ │ │ + stmdbvs ip, {r3, r5, r9, sp}^ │ │ │ │ │ + rsbscs r7, r3, #1929379840 @ 0x73000000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + eorscc r3, r2, r1, lsr r4 │ │ │ │ │ + @ instruction: 0x31203331 │ │ │ │ │ + stmdbcs r9!, {r0, r1, r4, r5, r9, sl, ip, sp} │ │ │ │ │ + stcmi 8, cr2, [r2], #-40 @ 0xffffffd8 │ │ │ │ │ + cmnvs r9, #29097984 @ 0x1bc0000 │ │ │ │ │ + svcvs 0x00206c61 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r1, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r9, #32, 4 │ │ │ │ │ + eorscs r3, r3, r9, lsr r9 │ │ │ │ │ + eorscc r3, r8, r2, lsr r5 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + cmnvs r1, #2176 @ 0x880 │ │ │ │ │ + rsbscs r6, r3, #456 @ 0x1c8 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #4 │ │ │ │ │ + ldrcc r3, [r2, #-53]! @ 0xffffffcb │ │ │ │ │ + stmdacc r0!, {r0, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ + ldmdbcs r9!, {r1, r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + cdpvs 15, 7, cr6, cr5, cr14, {2} │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + ldrbvs r2, [r6, #-100] @ 0xffffff9c │ │ │ │ │ + rsbscs r6, r3, #536870919 @ 0x20000007 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + teqcc r7, #-2147483636 @ 0x8000000c │ │ │ │ │ + eorcc r3, r0, #838860800 @ 0x32000000 │ │ │ │ │ + ldmdbcs r2!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + rsbscs r7, r3, #1342177286 @ 0x50000006 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #2 │ │ │ │ │ + @ instruction: 0x37333031 │ │ │ │ │ + @ instruction: 0x31203938 │ │ │ │ │ + stmdbcs r9!, {r4, r5, r8, r9, ip, sp} │ │ │ │ │ + svcmi 0x0022280a │ │ │ │ │ + strbtvc r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + ldrbvc r2, [r5], #-100 @ 0xffffff9c │ │ │ │ │ + strbtvc r6, [r9], #-3177 @ 0xfffff397 │ │ │ │ │ + rsbscs r6, r3, r9, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbsvc r7, r9, r3, asr #4 │ │ │ │ │ + rsbvc r6, r7, #116, 30 @ 0x1d0 │ │ │ │ │ + stmdbvc r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + ldrtcc r3, [r8], #-1312 @ 0xfffffae0 │ │ │ │ │ + eorscs r3, r6, r0, lsr r5 │ │ │ │ │ + eorscc r3, r9, r1, lsr r1 │ │ │ │ │ + beq 176db88 <__bss_end__@@Base+0x10704d8> │ │ │ │ │ + subvc r2, pc, r8, lsr #4 │ │ │ │ │ + strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ + rsbscs r7, r3, pc, ror #4 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cmnvs r5, r5, asr #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x312d6f66 │ │ │ │ │ + ldmdbcc r2!, {r1, r5, sp} │ │ │ │ │ + ldmdbcc r8!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ │ + ldrtcc r3, [r8], -r0, lsr #8 │ │ │ │ │ + beq 176dbd4 <__bss_end__@@Base+0x1070524> │ │ │ │ │ + cmpvs r0, r8, lsr #4 │ │ │ │ │ + strbvs r6, [r1, -r3, ror #22]! │ │ │ │ │ + rsbvs r2, r1, #101 @ 0x65 │ │ │ │ │ + rsbvc r6, sp, r3, ror r9 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ + cmnvs sp, r8, lsr #4 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ + strbtvs r6, [lr], -lr, lsr #18 │ │ │ │ │ + eorscs r2, r3, #7104 @ 0x1bc0 │ │ │ │ │ + teqcc r6, #32, 8 @ 0x20000000 │ │ │ │ │ + eorscs r3, r4, r0, lsr r5 │ │ │ │ │ + ldmdbcs r4!, {r3, r4, r5, r8, fp, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + blvs 25fbc7c <_edata@@Base+0x3a8c7c> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ + cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {3} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + eorcc r6, sp, #408 @ 0x198 │ │ │ │ │ + ldrcc r2, [r6, -r2, lsr #32]! │ │ │ │ │ + ldrcc r3, [r6, #-2103]! @ 0xfffff7c9 │ │ │ │ │ + teqcc r8, r0, lsr #2 │ │ │ │ │ + beq 176dc50 <__bss_end__@@Base+0x10705a0> │ │ │ │ │ + cmpvs r0, r8, lsr #4 │ │ │ │ │ + strbvs r6, [r1, -r3, ror #22]! │ │ │ │ │ + stmdbcc r6!, {r0, r2, r5, r6, sp}^ │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr0, {1} │ │ │ │ │ + stcvs 8, cr2, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ + @ instruction: 0x332d6f66 │ │ │ │ │ + teqcc r9, r2, lsr #32 │ │ │ │ │ + eorscs r3, r8, r1, lsr r9 │ │ │ │ │ + eorscc r3, r1, #13369344 @ 0xcc0000 │ │ │ │ │ + stmdacs sl, {r0, r3, r5, r8, fp, sp} │ │ │ │ │ + cmnvs r1, #34 @ 0x22 │ │ │ │ │ + strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ + cmnvs r1, #32, 12 @ 0x2000000 │ │ │ │ │ + rsbscs r7, r0, #6619136 @ 0x650000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + teqcc r4, r4, lsr r6 │ │ │ │ │ + @ instruction: 0x36203531 │ │ │ │ │ + ldmdbcs r0!, {r4, r5, r9, ip, sp} │ │ │ │ │ + eorcs r0, r8, #167936 @ 0x29000 │ │ │ │ │ + blvs 25fbd18 <_edata@@Base+0x3a8d18> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ + eorcs r7, r2, r4, ror r3 │ │ │ │ │ + eorcs r2, r8, #46 @ 0x2e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d2363c <__bss_end__@@Base+0x625f8c> │ │ │ │ │ + strtcc r2, [r0], #-563 @ 0xfffffdcd │ │ │ │ │ + @ instruction: 0x37343037 │ │ │ │ │ + ldrcc r2, [r6, #-54]! @ 0xffffffca │ │ │ │ │ + stmdbcs r9!, {r4, r5, r8, fp, ip, sp} │ │ │ │ │ + eorpl r2, r2, sl, lsl #16 │ │ │ │ │ + cmnvs fp, r1, ror #6 │ │ │ │ │ + stmdbvs r0!, {r0, r1, r2, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + rsbscs r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ + stmdavc r1!, {r1, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ + eorcs r3, r2, sp, lsr #6 │ │ │ │ │ + teqcc r7, #52, 14 @ 0xd00000 │ │ │ │ │ + @ instruction: 0x33203831 │ │ │ │ │ + ldmdbcs r5!, {r0, r3, r4, r5, r8, ip, sp} │ │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ │ + rsceq r1, r4, r8, asr #5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r1, r0, r0, asr #32 │ │ │ │ │ + andle r0, r0, sp │ │ │ │ │ + andle r3, r2, r8, ror #12 │ │ │ │ │ + andle r0, r0, sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ │ + smullseq ip, pc, r8, r0 @ │ │ │ │ │ + adcseq r9, r3, r0, asr r8 │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ + rsbeq lr, pc, r8, asr #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x010c41b0 │ │ │ │ │ + rsbeq lr, pc, r8, ror #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + tsteq ip, r0, ror #4 │ │ │ │ │ + andle r0, r0, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq r9, [r0, #-128] @ 0xffffff80 │ │ │ │ │ + cdpmi 12, 4, cr4, cr9, cr4, {1} │ │ │ │ │ + svcmi 0x00505345 │ │ │ │ │ + cmppl r4, #1168 @ 0x490 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + cdpvs 12, 6, cr6, cr9, cr0, {1} │ │ │ │ │ + svcvs 0x00707365 │ │ │ │ │ + cmnvc r4, #1680 @ 0x690 │ │ │ │ │ + rsbscs r6, r7, r0, lsr #24 │ │ │ │ │ + rsceq r6, r6, lr, ror r6 │ │ │ │ │ + rsbscs r7, r3, r0, lsr #32 │ │ │ │ │ + rsceq r6, r6, lr, ror r6 │ │ │ │ │ + rsbscs r7, r3, r0, lsr #32 │ │ │ │ │ + eorseq r2, r5, r1, lsr lr │ │ │ │ │ + rsbscs r6, r4, r0, lsr #24 │ │ │ │ │ + rsceq r6, r6, lr, ror r4 │ │ │ │ │ + rsbscs r6, r4, r0, lsr #24 │ │ │ │ │ + rsceq r6, r6, lr, ror r4 │ │ │ │ │ + rsbscs r7, r4, r0, lsr #32 │ │ │ │ │ + rsceq r6, r6, lr, ror r4 │ │ │ │ │ + rsbscs r7, r4, r0, lsr #32 │ │ │ │ │ + rsceq r6, r6, lr, ror r4 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + cdpvs 12, 6, cr6, cr9, cr0, {1} │ │ │ │ │ + stcvs 3, cr7, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ + ldrbtvs r2, [lr], #-116 @ 0xffffff8c │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + rsceq r6, r6, sp, ror #2 │ │ │ │ │ + strbvs r6, [ip, #-368]! @ 0xfffffe90 │ │ │ │ │ + bcc 2680af4 <_edata@@Base+0x42daf4> │ │ │ │ │ cmnvs r2, r0, lsr #14 │ │ │ │ │ strbvc r2, [sp, #-121]! @ 0xffffff87 │ │ │ │ │ eorvs r7, r0, #1929379840 @ 0x73000000 │ │ │ │ │ svcvs 0x00662065 │ │ │ │ │ strbvc r6, [pc, -ip, ror #24]! │ │ │ │ │ eorvs r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ @ instruction: 0x77742079 │ │ │ │ │ @@ -1531622,15 +1531852,15 @@ │ │ │ │ │ svclt 0x0000b8b7 │ │ │ │ │ sbcseq r9, r2, r8, asr #30 │ │ │ │ │ ldrheq r9, [r2], #97 @ 0x61 │ │ │ │ │ sbcseq r9, r2, r1, lsr #13 │ │ │ │ │ sbcseq r9, r2, r1, asr #16 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ - ldrhteq r9, [sl], r8 │ │ │ │ │ + umlalseq r9, sl, r0, lr │ │ │ │ │ addeq r2, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ addeq r7, r1, r0, asr #3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ @@ -1531641,17 +1531871,17 @@ │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ sbceq r8, r2, r8, asr #22 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ addeq r3, r0, r0, lsr #27 │ │ │ │ │ @ instruction: 0x011832d8 │ │ │ │ │ addeq ip, r1, r0, lsr sl │ │ │ │ │ - sbceq r1, r2, r0, ror r6 │ │ │ │ │ + sbceq r1, r2, r8, asr #12 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ - adcseq pc, pc, r0, lsr #7 │ │ │ │ │ + adcseq pc, pc, r8, asr #7 │ │ │ │ │ ldrshteq pc, [pc], r0 @ │ │ │ │ │ sbceq r4, r1, r0, lsr #22 │ │ │ │ │ sbceq ip, r1, r8, lsr r7 │ │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ │ addeq r5, r0, r8, lsl #10 │ │ │ │ │ @ instruction: 0x011812f0 │ │ │ │ │ sbcseq r9, r2, sp, lsr #18 │ │ │ │ │ @@ -1534609,19 +1534839,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ rsbsvc r6, r2, r8, ror r5 │ │ │ │ │ svcvs 0x002e6e72 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2b0fe4 <__stack_chk_guard@@Base+0x23f1c> │ │ │ │ │ + b 2b6d44 <__stack_chk_guard@@Base+0x29c7c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2b0fec <__stack_chk_guard@@Base+0x23f24> │ │ │ │ │ + b 2b6d4c <__stack_chk_guard@@Base+0x29c84> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2b0ff8 <__stack_chk_guard@@Base+0x23f30> │ │ │ │ │ + b 2b6d64 <__stack_chk_guard@@Base+0x29c9c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r2, r0, r8, lsr r1 │ │ │ │ │ ldrheq fp, [r0, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r5, r0, fp, lsl #20 │ │ │ │ │ andeq r6, r0, r2, lsl #6 │ │ │ │ │ andeq r5, r0, pc, lsl #20 │ │ │ │ │ andeq r6, r0, r2, lsl #6 │ │ │ │ │ @@ -1536568,40 +1536798,40 @@ │ │ │ │ │ streq r2, [r8], #-768 @ 0xfffffd00 │ │ │ │ │ andeq r0, r0, r6, ror sp │ │ │ │ │ andeq fp, r5, r1, lsr #14 │ │ │ │ │ svcle 0x001ad900 │ │ │ │ │ stcne 0, cr0, [r0], {1} │ │ │ │ │ blx ff877e52 <_edata@@Base+0xfd624e52> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ streq r4, [sp], #-1364 @ 0xfffffaac │ │ │ │ │ bcs 17aee64 <__bss_end__@@Base+0x10b17b4> │ │ │ │ │ ldrheq lr, [r2], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ sbcseq lr, r2, r4, asr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpmi lr, r4, asr r5 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ streq r0, [pc, #-2060] @ d2e688 <__bss_end__@@Base+0x630fd8> │ │ │ │ │ svcmi 0x0055512d │ │ │ │ │ @ instruction: 0x060f4554 │ │ │ │ │ subspl r5, r4, #-1275068416 @ 0xb4000000 │ │ │ │ │ stmdbeq r7, {r0, r3, r6, r9, sl, fp, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x00080d0e │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strbpl r4, [r1], #-1556 @ 0xfffff9ec │ │ │ │ │ ... │ │ │ │ │ subspl r4, r2, #32, 10 @ 0x8000000 │ │ │ │ │ cdpmi 2, 2, cr5, cr0, cr15, {2} │ │ │ │ │ strbmi r4, [r2, #-3413] @ 0xfffff2ab │ │ │ │ │ subpl r2, pc, #82 @ 0x52 │ │ │ │ │ strbpl r4, [r5], -r0, lsr #24 │ │ │ │ │ @@ -1536619,15 +1536849,15 @@ │ │ │ │ │ cmpmi r4, r6, asr #2 │ │ │ │ │ subpl r2, r5, #76 @ 0x4c │ │ │ │ │ mrccs 15, 2, r4, cr2, cr2, {2} │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ ldmdaeq r0, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ sbceq r1, r7, r8, lsl ip │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ sbceq r1, r7, r8, lsl ip │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -1536696,17 +1536926,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 14, cr2, [pc, #-200]! @ d2efb8 <__bss_end__@@Base+0x631908> │ │ │ │ │ strbpl r5, [pc], #-1361 @ d2f084 <__bss_end__@@Base+0x6319d4> │ │ │ │ │ - b 2b32e8 <__stack_chk_guard@@Base+0x26220> │ │ │ │ │ + b 2b91ac <__stack_chk_guard@@Base+0x2c0e4> │ │ │ │ │ sbceq r9, sl, r8, asr #27 │ │ │ │ │ - b 2b32f8 <__stack_chk_guard@@Base+0x26230> │ │ │ │ │ + b 2b91d8 <__stack_chk_guard@@Base+0x2c110> │ │ │ │ │ sbceq r9, sl, r8, asr #27 │ │ │ │ │ ldmdbmi r0, {r0, r1, r6, r8, fp, lr}^ │ │ │ │ │ sbceq r9, sl, r8, asr lr │ │ │ │ │ msrcc R8_usr, r0 │ │ │ │ │ bicseq pc, r3, r0, asr #5 │ │ │ │ │ ldrsbeq pc, [r0], #129 @ 0x81 @ │ │ │ │ │ blt 146b0b0 <__bss_end__@@Base+0xd6da00> │ │ │ │ │ @@ -1538092,17 +1538322,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r2, #-2147483618 @ 0x8000001e │ │ │ │ │ stcge 15, cr6, [r0], {46} @ 0x2e │ │ │ │ │ stccc 0, cr0, [r0], {31} │ │ │ │ │ - b 2b687c <__stack_chk_guard@@Base+0x297b4> │ │ │ │ │ + b 2bc680 <__stack_chk_guard@@Base+0x2f5b8> │ │ │ │ │ rsbseq r2, pc, r8, lsr #25 │ │ │ │ │ - b 2b6884 <__stack_chk_guard@@Base+0x297bc> │ │ │ │ │ + b 2bc688 <__stack_chk_guard@@Base+0x2f5c0> │ │ │ │ │ rsbseq r2, pc, r8, lsr #25 │ │ │ │ │ @ instruction: 0x01a4f642 │ │ │ │ │ bicseq pc, r3, r0, asr #5 │ │ │ │ │ @ instruction: 0xf0006a48 │ │ │ │ │ svclt 0x0000b953 │ │ │ │ │ @ instruction: 0x03a4f642 │ │ │ │ │ bicseq pc, r3, #192, 4 │ │ │ │ │ @@ -1538368,1514 +1538598,1516 @@ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnne r5, r2, ror #24 │ │ │ │ │ + cmnvc r1, #-1879048186 @ 0x90000006 │ │ │ │ │ + sbceq lr, ip, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32900 <__bss_end__@@Base+0x635250> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32908 <__bss_end__@@Base+0x635258> │ │ │ │ │ + mcrmi 12, 2, r4, cr9, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbscs r6, r9, ip, ror #2 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + ldrbeq r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ rsbvc r6, r5, #1593835520 @ 0x5f000000 │ │ │ │ │ strbtvc r7, [r1], #-1641 @ 0xfffff997 │ │ │ │ │ - cmnpl r5, r9, ror #12 │ │ │ │ │ - ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ + stmdbvs r5!, {r0, r3, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32950 <__bss_end__@@Base+0x6352a0> │ │ │ │ │ - subpl r4, r1, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32958 <__bss_end__@@Base+0x6352a8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvs r6, [r0], #-3433 @ 0xfffff297 │ │ │ │ │ - stmdbvs r6!, {r0, r3, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ - ldmdbmi r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + rsbeq r6, r6, r9, ror #12 │ │ │ │ │ + ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [r3], #-1390 @ 0xfffffa92 │ │ │ │ │ strbtvc r7, [r9], #-1641 @ 0xfffff997 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ d32964 <__bss_end__@@Base+0x6352b4> │ │ │ │ │ - ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ + strbtvc r7, [r9], #-633 @ 0xfffffd87 │ │ │ │ │ + strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d329a0 <__bss_end__@@Base+0x6352f0> │ │ │ │ │ - cmnvs r2, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d329a8 <__bss_end__@@Base+0x6352f8> │ │ │ │ │ + strbpl r5, [r5], #-819 @ 0xfffffccd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbsvs r6, r2, #494927872 @ 0x1d800000 │ │ │ │ │ rsbseq r6, r9, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d329e0 <__bss_end__@@Base+0x635330> │ │ │ │ │ - strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d329e8 <__bss_end__@@Base+0x635338> │ │ │ │ │ + rsbvc r6, r2, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnpl r3, pc, ror #28 │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ d32a2c <__bss_end__@@Base+0x63537c> │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ d32a34 <__bss_end__@@Base+0x635384> │ │ │ │ │ sbceq r7, ip, r1, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32a20 <__bss_end__@@Base+0x635370> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32a28 <__bss_end__@@Base+0x635378> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - cmnpl lr, #420 @ 0x1a4 │ │ │ │ │ + strbtvc r6, [r1], #-3429 @ 0xfffff29b │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ strbtvc r7, [r9], #-1134 @ 0xfffffb92 │ │ │ │ │ - svcmi 0x00555179 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32a68 <__bss_end__@@Base+0x6353b8> │ │ │ │ │ - eorpl r0, ip, r2, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32a70 <__bss_end__@@Base+0x6353c0> │ │ │ │ │ + rsbcs r6, r5, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ rsbvc r7, r5, #99614720 @ 0x5f00000 │ │ │ │ │ svcpl 0x00786574 │ │ │ │ │ ldrbvs r7, [r0, #-2420]! @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32ab8 <__bss_end__@@Base+0x635408> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32ac0 <__bss_end__@@Base+0x635410> │ │ │ │ │ + @ instruction: 0x77617233 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ d32af8 <__bss_end__@@Base+0x635448> │ │ │ │ │ - stmdbvs r6!, {r0, r4, r5, sp}^ │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ smcvs 13842 @ 0x3612 │ │ │ │ │ rsbseq r5, r7, r8, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32af8 <__bss_end__@@Base+0x635448> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32b00 <__bss_end__@@Base+0x635450> │ │ │ │ │ + stmdbvc ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ svcpl 0x00686373 │ │ │ │ │ ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ - cmnvs lr, #1552 @ 0x610 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldclvs 1, cr6, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ rsbeq r6, r5, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32b40 <__bss_end__@@Base+0x635490> │ │ │ │ │ - rsbsvc r6, r5, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32b48 <__bss_end__@@Base+0x635498> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ strbtvs r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ sbceq r6, ip, r5, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32b80 <__bss_end__@@Base+0x6354d0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32b88 <__bss_end__@@Base+0x6354d8> │ │ │ │ │ + strbvs r6, [ip, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ + rsbcs r6, fp, r3, lsr r3 │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ rsbsvs r5, r0, #456 @ 0x1c8 │ │ │ │ │ cmnvs lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - vnmulvs.f16 s13, s30, s17 @ │ │ │ │ │ + cmpvs r6, r8, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32bd0 <__bss_end__@@Base+0x635520> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32bd8 <__bss_end__@@Base+0x635528> │ │ │ │ │ + subsvc r6, pc, r1, lsr pc @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - cmnvc r3, #1342177286 @ 0x50000006 │ │ │ │ │ - rsbcs r6, lr, r0, lsr #18 │ │ │ │ │ + ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvc r7, [r5], #-867 @ 0xfffffc9d │ │ │ │ │ sbceq r7, ip, r5, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32c10 <__bss_end__@@Base+0x635560> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32c18 <__bss_end__@@Base+0x635568> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclvs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - sbceq r7, ip, r5, rrx │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1396 @ 0xfffffa8c │ │ │ │ │ sbceq lr, ip, r8, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32c50 <__bss_end__@@Base+0x6355a0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32c58 <__bss_end__@@Base+0x6355a8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mcrmi 12, 2, r4, cr9, cr3, {3} │ │ │ │ │ - cdpeq 1, 5, cr4, cr2, cr5, {2} │ │ │ │ │ + @ instruction: 0x6d656973 │ │ │ │ │ + ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ rsbsvc r6, r8, sp, ror #2 │ │ │ │ │ rsbvc r6, r6, #1884160 @ 0x1cc000 │ │ │ │ │ strbvc r6, [lr, #-865]! @ 0xfffffc9f │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrne r5, [r1, #-1645] @ 0xfffff993 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32c98 <__bss_end__@@Base+0x6355e8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32ca0 <__bss_end__@@Base+0x6355f0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - strtmi r0, [pc], #-1651 @ d32e74 <__bss_end__@@Base+0x6357c4> │ │ │ │ │ + sbceq lr, ip, r3, ror r5 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ sbceq lr, ip, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32cd0 <__bss_end__@@Base+0x635620> │ │ │ │ │ - streq r0, [pc, #-2097] @ d3265b <__bss_end__@@Base+0x634fab> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32cd8 <__bss_end__@@Base+0x635628> │ │ │ │ │ + strbtvc r6, [r5], #-3377 @ 0xfffff2cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - streq r0, [pc, #-2675] @ d32441 <__bss_end__@@Base+0x634d91> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r4, #-1383]! @ 0xfffffa99 │ │ │ │ │ sbceq r7, ip, lr, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32d10 <__bss_end__@@Base+0x635660> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32d18 <__bss_end__@@Base+0x635668> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ rsbscs r6, r4, r5, ror #28 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmnvc r4, #-1207959551 @ 0xb8000001 │ │ │ │ │ + svcvs 0x0069736e │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvc r5, #-939524095 @ 0xc8000001 │ │ │ │ │ - streq r1, [r3], #-324 @ 0xfffffebc │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32d48 <__bss_end__@@Base+0x635698> │ │ │ │ │ - @ instruction: 0x512d0531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32d50 <__bss_end__@@Base+0x6356a0> │ │ │ │ │ + cmnvs r3, r1, lsr r9 │ │ │ │ │ ldclvs 8, cr7, [r0], #-276 @ 0xfffffeec │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ stclvs 3, cr5, [r9, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x66696c70 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r3!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ - cmnvc r9, #-872415231 @ 0xcc000001 │ │ │ │ │ - cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ + svcpl 0x00646473 │ │ │ │ │ + ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ strbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ sbceq lr, ip, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32d90 <__bss_end__@@Base+0x6356e0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d32f50 <__bss_end__@@Base+0x6358a0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32d98 <__bss_end__@@Base+0x6356e8> │ │ │ │ │ + stmdbeq pc!, {r0, r4, r5, r8, fp, ip} @ │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d32f58 <__bss_end__@@Base+0x6358a8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cdpvs 2, 6, cr7, cr9, cr7, {3} │ │ │ │ │ sbceq lr, ip, r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32db8 <__bss_end__@@Base+0x635708> │ │ │ │ │ - rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32dc0 <__bss_end__@@Base+0x635710> │ │ │ │ │ + svceq 0x00084e31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - cmnvs r9, #108, 2 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 1, 7, cr6, cr9, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r6, [sp, #-371]! @ 0xfffffe8d │ │ │ │ │ - bvc 2b91120 <_edata@@Base+0x93e120> │ │ │ │ │ + bvc 2b91128 <_edata@@Base+0x93e128> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32df8 <__bss_end__@@Base+0x635748> │ │ │ │ │ - rsbvc r7, pc, r1, lsr r2 @ │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d32fb8 <__bss_end__@@Base+0x635908> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32e00 <__bss_end__@@Base+0x635750> │ │ │ │ │ + andeq r7, lr, r1, lsr r3 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d32fc0 <__bss_end__@@Base+0x635910> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ - stclcs 6, cr6, [pc, #-412]! @ d32e34 <__bss_end__@@Base+0x635784> │ │ │ │ │ - stc2 8, cr0, [lr], {50} @ 0x32 │ │ │ │ │ + cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32e28 <__bss_end__@@Base+0x635778> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32e30 <__bss_end__@@Base+0x635780> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs r1, #1879048198 @ 0x70000006 │ │ │ │ │ - sbceq lr, ip, fp, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 5, cr6, [ip], #-392 @ 0xfffffe78 │ │ │ │ │ sbceq lr, ip, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32e58 <__bss_end__@@Base+0x6357a8> │ │ │ │ │ - bvc 278e0dc <_edata@@Base+0x53b0dc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32e60 <__bss_end__@@Base+0x6357b0> │ │ │ │ │ + ldmdbvs r7!, {r1, r4, r5, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ cmnvs sp, pc, asr r9 │ │ │ │ │ rsbvc r7, r1, #103 @ 0x67 │ │ │ │ │ svcvs 0x00745f74 │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ cmnvs r7, sl, ror #10 │ │ │ │ │ - cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 5, 3, r6, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32ea8 <__bss_end__@@Base+0x6357f8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32eb0 <__bss_end__@@Base+0x635800> │ │ │ │ │ + ldclvs 15, cr6, [r2], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r6, r1, ror #8 │ │ │ │ │ rsbeq r7, r5, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32ef0 <__bss_end__@@Base+0x635840> │ │ │ │ │ - strbtvs r7, [r5], #-561 @ 0xfffffdcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32ef8 <__bss_end__@@Base+0x635848> │ │ │ │ │ + andeq r7, r0, r1, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ - rsbscs r6, r3, r9, ror #10 │ │ │ │ │ + cdpvs 5, 6, cr7, cr1, cr9, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32f40 <__bss_end__@@Base+0x635890> │ │ │ │ │ - rsbvc r6, sp, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32f48 <__bss_end__@@Base+0x635898> │ │ │ │ │ + cmpmi sp, r2, lsr sp │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d32f54 <__bss_end__@@Base+0x6358a4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d32f5c <__bss_end__@@Base+0x6358ac> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ d32f8c <__bss_end__@@Base+0x6358dc> │ │ │ │ │ + stmdaeq r0, {r0, r1, r4, r5} │ │ │ │ │ subsvc r6, pc, sl, ror lr @ │ │ │ │ │ rsbvc r6, sp, #1867776 @ 0x1c8000 │ │ │ │ │ svcpl 0x00746f6f │ │ │ │ │ - rsbcs r6, lr, r0, ror r1 │ │ │ │ │ + @ instruction: 0x56206e70 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32f80 <__bss_end__@@Base+0x6358d0> │ │ │ │ │ - cmnvc r5, #12800 @ 0x3200 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32f88 <__bss_end__@@Base+0x6358d8> │ │ │ │ │ + ldclvs 15, cr6, [r2, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r9, ror pc │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-366]! @ 0xfffffe92 │ │ │ │ │ rsbsvc r7, r9, pc, asr r4 │ │ │ │ │ - rsbvc r6, r2, #423624704 @ 0x19400000 │ │ │ │ │ + ldmdbmi r3, {r0, r2, r5, r6, r9, sl, fp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d32fd0 <__bss_end__@@Base+0x635920> │ │ │ │ │ - strbvc r6, [pc, #-1585]! @ d32b5b <__bss_end__@@Base+0x6354ab> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d32fd8 <__bss_end__@@Base+0x635928> │ │ │ │ │ + stmdbmi r4, {r0, r4, r5, r8, r9, sl, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ - rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ + rsbscs r6, r2, r4, ror r5 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r6, #-1394]! @ 0xfffffa8e │ │ │ │ │ sbceq r6, ip, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33020 <__bss_end__@@Base+0x635970> │ │ │ │ │ - stclvs 5, cr7, [r1], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33028 <__bss_end__@@Base+0x635978> │ │ │ │ │ + eorpl r0, sp, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ svcvs 0x006c6664 │ │ │ │ │ sbceq r7, ip, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33060 <__bss_end__@@Base+0x6359b0> │ │ │ │ │ - sbceq r6, ip, r3, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33068 <__bss_end__@@Base+0x6359b8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + ldmdaeq r2!, {r0, r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + @ instruction: 0x512d050f │ │ │ │ │ ldrbvs r7, [r3, #-620]! @ 0xfffffd94 │ │ │ │ │ sbceq r7, ip, r4, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d330a8 <__bss_end__@@Base+0x6359f8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d330b0 <__bss_end__@@Base+0x635a00> │ │ │ │ │ + stmdbne sl, {r0, r1, r4, r5, r8, sl, lr} │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ rsbvc r7, r8, #120, 8 @ 0x78000000 │ │ │ │ │ sbceq lr, ip, r5, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d330d8 <__bss_end__@@Base+0x635a28> │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d330e0 <__bss_end__@@Base+0x635a30> │ │ │ │ │ + @ instruction: 0x676e6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ d3312c <__bss_end__@@Base+0x635a7c> │ │ │ │ │ + rsbvs r6, r1, #1776 @ 0x6f0 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ d33134 <__bss_end__@@Base+0x635a84> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ strbvs r5, [sp, #-3939]! @ 0xfffff09d │ │ │ │ │ - cmnvc r4, #1552 @ 0x610 │ │ │ │ │ + rsbeq r6, lr, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33128 <__bss_end__@@Base+0x635a78> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33130 <__bss_end__@@Base+0x635a80> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbpl r7, [r0, #-867] @ 0xfffffc9d │ │ │ │ │ - svcmi 0x00525054 │ │ │ │ │ + subsvc r7, pc, r3, ror #6 │ │ │ │ │ + rsbvc r6, sp, #1867776 @ 0x1c8000 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ svcvs 0x0065675f │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - rsbsvs r6, r2, #-1543503871 @ 0xa4000001 │ │ │ │ │ + @ instruction: 0x512d6369 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33180 <__bss_end__@@Base+0x635ad0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ d33224 <__bss_end__@@Base+0x635b74> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33188 <__bss_end__@@Base+0x635ad8> │ │ │ │ │ + @ instruction: 0x4e4f4932 │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ d3322c <__bss_end__@@Base+0x635b7c> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d33194 <__bss_end__@@Base+0x635ae4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d3319c <__bss_end__@@Base+0x635aec> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ ldmdavs r4!, {r1, r2, r3, r6, r8, r9, sl, sp}^ │ │ │ │ │ ldrbvs r7, [r2, #-32]! @ 0xffffffe0 │ │ │ │ │ - strbvc r6, [pc, #-2422]! @ d329f2 <__bss_end__@@Base+0x635342> │ │ │ │ │ - strbvc r2, [pc, #-115]! @ d332f9 <__bss_end__@@Base+0x635c49> │ │ │ │ │ + strbvc r6, [pc, #-2422]! @ d329fa <__bss_end__@@Base+0x63534a> │ │ │ │ │ + strbvc r2, [pc, #-115]! @ d33301 <__bss_end__@@Base+0x635c51> │ │ │ │ │ ldrbtvc r7, [r5], #-116 @ 0xffffff8c │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ + cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d331c8 <__bss_end__@@Base+0x635b18> │ │ │ │ │ - cmnvs r5, r1, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d331d0 <__bss_end__@@Base+0x635b20> │ │ │ │ │ + streq r0, [pc, #-2097] @ d32b5b <__bss_end__@@Base+0x6354ab> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvs r5, #112, 18 @ 0x1c0000 │ │ │ │ │ sbceq lr, ip, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33208 <__bss_end__@@Base+0x635b58> │ │ │ │ │ - streq r0, [pc, #-2097] @ d32b93 <__bss_end__@@Base+0x6354e3> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33210 <__bss_end__@@Base+0x635b60> │ │ │ │ │ + ldrbvs r6, [r4, #-305]! @ 0xfffffecf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtpl r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ + cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ andeq r3, r0, sl, lsr sp │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33248 <__bss_end__@@Base+0x635b98> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33250 <__bss_end__@@Base+0x635ba0> │ │ │ │ │ + rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - ldrbvs r6, [r2, #-1134]! @ 0xfffffb92 │ │ │ │ │ + strbmi r2, [sp], -r6, lsl #24 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ mrrcvs 13, 6, r6, pc, cr15 @ │ │ │ │ │ cmnvc r9, #29097984 @ 0x1bc0000 │ │ │ │ │ - stmdbvs r3!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + svccs 0x00636974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33280 <__bss_end__@@Base+0x635bd0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33288 <__bss_end__@@Base+0x635bd8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #1342177287 @ 0x50000007 │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d332b0 <__bss_end__@@Base+0x635c00> │ │ │ │ │ - stclmi 4, cr4, [r9, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d332b8 <__bss_end__@@Base+0x635c08> │ │ │ │ │ + ldrbvc r6, [pc], #-3378 @ d33474 <__bss_end__@@Base+0x635dc4> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - streq r0, [pc, #-2099] @ d32c61 <__bss_end__@@Base+0x6355b1> │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r6, pc, r3, ror r3 @ │ │ │ │ │ sbceq lr, ip, r9, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d332f0 <__bss_end__@@Base+0x635c40> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d332f8 <__bss_end__@@Base+0x635c48> │ │ │ │ │ + rsbvc r7, r1, r3, lsr r2 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs sp, r7, ror #30 │ │ │ │ │ - sbceq r6, ip, r9, ror #28 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs r4, #293601280 @ 0x11800000 │ │ │ │ │ svcvs 0x00642068 │ │ │ │ │ strbvs r7, [sp, #-1379]! @ 0xfffffa9d │ │ │ │ │ strbtvc r7, [r1], #-1134 @ 0xfffffb92 │ │ │ │ │ - cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33330 <__bss_end__@@Base+0x635c80> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33338 <__bss_end__@@Base+0x635c88> │ │ │ │ │ + rsbvc r6, sp, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - ldclvs 14, cr6, [pc, #-488] @ d33330 <__bss_end__@@Base+0x635c80> │ │ │ │ │ + ldclvs 14, cr6, [pc, #-488] @ d33338 <__bss_end__@@Base+0x635c88> │ │ │ │ │ svcpl 0x00746c75 │ │ │ │ │ stclvs 1, cr6, [r2], #-464 @ 0xfffffe30 │ │ │ │ │ - streq r0, [pc, #-2405] @ d32bbf <__bss_end__@@Base+0x63550f> │ │ │ │ │ + vnmulvs.f16 s13, s30, s11 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33378 <__bss_end__@@Base+0x635cc8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33380 <__bss_end__@@Base+0x635cd0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-484]! @ d33384 <__bss_end__@@Base+0x635cd4> │ │ │ │ │ + ldrvc r4, [r9, #-1331] @ 0xfffffacd │ │ │ │ │ ldclvs 0, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ eorseq r6, r1, r9, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d333c0 <__bss_end__@@Base+0x635d10> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d333c8 <__bss_end__@@Base+0x635d18> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + ldmdaeq r0, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 1, 6, cr6, cr9, cr13, {3} │ │ │ │ │ rsbseq r6, r2, r6, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33408 <__bss_end__@@Base+0x635d58> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33410 <__bss_end__@@Base+0x635d60> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d3342c <__bss_end__@@Base+0x635d7c> │ │ │ │ │ - svceq 0x00085032 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33450 <__bss_end__@@Base+0x635da0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33458 <__bss_end__@@Base+0x635da8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbvc r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ + svceq 0x00726f73 │ │ │ │ │ + strbmi r2, [sp], -r6, lsl #24 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbvc r6, [lr, #-2420]! @ 0xfffff68c │ │ │ │ │ svcpl 0x0073756f │ │ │ │ │ @ instruction: 0x66696e75 │ │ │ │ │ - cmnvs sp, #-268435450 @ 0xf0000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 2, 6, cr7, cr13, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d334a8 <__bss_end__@@Base+0x635df8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d334b0 <__bss_end__@@Base+0x635e00> │ │ │ │ │ + ldrbvc r7, [r2, #-1074]! @ 0xfffffbce │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stclcs 5, cr6, [pc, #-432]! @ d334d8 <__bss_end__@@Base+0x635e28> │ │ │ │ │ - svccs 0x00090f32 │ │ │ │ │ + cmnvs lr, #108, 10 @ 0x1b000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvs r6, [r2, #-2404]! @ 0xfffff69c │ │ │ │ │ sbceq r7, ip, r3, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d334e8 <__bss_end__@@Base+0x635e38> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d334f0 <__bss_end__@@Base+0x635e40> │ │ │ │ │ + @ instruction: 0x676f7232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svcmi 0x00527365 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ svcpl 0x00676c61 │ │ │ │ │ ldrbvs r7, [r0, #-2420]! @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33528 <__bss_end__@@Base+0x635e78> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33530 <__bss_end__@@Base+0x635e80> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ + svcpl 0x00726f73 │ │ │ │ │ + cmnvc lr, #396 @ 0x18c │ │ │ │ │ rsbeq r6, r2, r6, ror #18 │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33568 <__bss_end__@@Base+0x635eb8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33570 <__bss_end__@@Base+0x635ec0> │ │ │ │ │ + @ instruction: 0x4e4f4932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - strbtvc r7, [r1], #-633 @ 0xfffffd87 │ │ │ │ │ - stmdaeq lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc r5, #31719424 @ 0x1e40000 │ │ │ │ │ + sbceq r6, ip, r6, ror r4 │ │ │ │ │ strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ strbtvc r6, [r3], #-376 @ 0xfffffe88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d335b0 <__bss_end__@@Base+0x635f00> │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d335b8 <__bss_end__@@Base+0x635f08> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stccs 15, cr0, [r8], {115} @ 0x73 │ │ │ │ │ + sbceq lr, ip, r3, ror r5 │ │ │ │ │ rsbeq r6, r2, r9, ror #12 │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d335f0 <__bss_end__@@Base+0x635f40> │ │ │ │ │ - movtpl r4, #39986 @ 0x9c32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d335f8 <__bss_end__@@Base+0x635f48> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - svcpl 0x006e6172 │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + cmpmi r4, #1073741843 @ 0x40000013 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ stmdavc r5!, {r0, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ - stmdbvs ip!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + strbeq r6, [ip, #-3169]! @ 0xfffff39f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33638 <__bss_end__@@Base+0x635f88> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33640 <__bss_end__@@Base+0x635f90> │ │ │ │ │ + strbvs r2, [r7, #-51] @ 0xffffffcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d3364c <__bss_end__@@Base+0x635f9c> │ │ │ │ │ - ldmdbeq sp, {r1, r4, r5, r8, fp, ip}^ │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ subsvc r6, pc, sl, ror lr @ │ │ │ │ │ rsbvc r6, sp, #1867776 @ 0x1c8000 │ │ │ │ │ svcpl 0x00746f6f │ │ │ │ │ stmdbvs sp!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33688 <__bss_end__@@Base+0x635fd8> │ │ │ │ │ - svceq 0x00087332 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33690 <__bss_end__@@Base+0x635fe0> │ │ │ │ │ + sbceq lr, ip, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r9, ror pc │ │ │ │ │ + ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ @ instruction: 0x6764655f │ │ │ │ │ - ldrbpl r2, [r1, #-3429] @ 0xfffff29b │ │ │ │ │ + stmdbvs r1!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d336d8 <__bss_end__@@Base+0x636028> │ │ │ │ │ - stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d336e0 <__bss_end__@@Base+0x636030> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - blvs 258ee8c <_edata@@Base+0x33be8c> │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + blvs 258ee94 <_edata@@Base+0x33be94> │ │ │ │ │ sbceq lr, ip, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33718 <__bss_end__@@Base+0x636068> │ │ │ │ │ - sbceq lr, ip, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33720 <__bss_end__@@Base+0x636070> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr7, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r6, [ip, #-1380]! @ 0xfffffa9c │ │ │ │ │ sbceq r6, ip, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33748 <__bss_end__@@Base+0x636098> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33750 <__bss_end__@@Base+0x6360a0> │ │ │ │ │ + ldrbvc r6, [pc], #-1329 @ d3390c <__bss_end__@@Base+0x63625c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cmnvs r7, lr, ror #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - strbtvc r7, [lr], #-1388 @ 0xfffffa94 │ │ │ │ │ + ldmdbvs r6!, {r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33798 <__bss_end__@@Base+0x6360e8> │ │ │ │ │ - ldclcs 14, cr6, [r4], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d337a0 <__bss_end__@@Base+0x6360f0> │ │ │ │ │ + cmnvs r4, #800 @ 0x320 │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d337b4 <__bss_end__@@Base+0x636104> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d337bc <__bss_end__@@Base+0x63610c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr9, {3} │ │ │ │ │ ldmdbvc r4!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d337d8 <__bss_end__@@Base+0x636128> │ │ │ │ │ - rsbsvc r6, r5, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d337e0 <__bss_end__@@Base+0x636130> │ │ │ │ │ + ldmdbvs r2!, {r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ cmnvc r7, #108, 30 @ 0x1b0 │ │ │ │ │ rsbseq r6, r0, r9, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33810 <__bss_end__@@Base+0x636160> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ d339d0 <__bss_end__@@Base+0x636320> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33818 <__bss_end__@@Base+0x636168> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ d339d8 <__bss_end__@@Base+0x636328> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stccs 3, cr7, [r5, #-440] @ 0xfffffe48 │ │ │ │ │ - strbpl r5, [pc], #-1361 @ d339fc <__bss_end__@@Base+0x63634c> │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvc r6, [r4, #-366]! @ 0xfffffe92 │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33860 <__bss_end__@@Base+0x6361b0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33868 <__bss_end__@@Base+0x6361b8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - rsbsvc r7, r3, r9, ror #8 │ │ │ │ │ - streq r0, [pc, #-2164] @ d331d0 <__bss_end__@@Base+0x635b20> │ │ │ │ │ + ldmdbvs r3!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x00633263 │ │ │ │ │ sbceq lr, ip, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d338a0 <__bss_end__@@Base+0x6361f0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d338a8 <__bss_end__@@Base+0x6361f8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ strbtvc r6, [lr], -r3, asr #30 │ │ │ │ │ rsbscs r7, r4, r5, ror #4 │ │ │ │ │ @ instruction: 0x73206f74 │ │ │ │ │ @ instruction: 0x61206e69 │ │ │ │ │ @ instruction: 0x6320646e │ │ │ │ │ - rsbsvc r7, r3, pc, ror #6 │ │ │ │ │ + subspl r7, r4, pc, ror #6 │ │ │ │ │ svcpl 0x0077656e │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - strbtvs r7, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ + stcmi 6, cr0, [pc, #-60]! @ d33a50 <__bss_end__@@Base+0x6363a0> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d338d8 <__bss_end__@@Base+0x636228> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d338e0 <__bss_end__@@Base+0x636230> │ │ │ │ │ + movweq r4, #62771 @ 0xf533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - ldrbmi r4, [r4, #-3941] @ 0xfffff09b │ │ │ │ │ - stcmi 6, cr0, [pc, #-60]! @ d33a88 <__bss_end__@@Base+0x6363d8> │ │ │ │ │ + cdpvs 15, 6, cr6, cr9, cr5, {3} │ │ │ │ │ + bvc 279089c <_edata@@Base+0x53d89c> │ │ │ │ │ smcvs 50928 @ 0xc6f0 │ │ │ │ │ svcvs 0x00745f72 │ │ │ │ │ - svcmi 0x0079785f │ │ │ │ │ - movweq r4, #62804 @ 0xf554 │ │ │ │ │ + ldmdbvs r9!, {r0, r1, r2, r3, r4, r6, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33928 <__bss_end__@@Base+0x636278> │ │ │ │ │ - andeq r0, sl, #784 @ 0x310 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33930 <__bss_end__@@Base+0x636280> │ │ │ │ │ + bvc 278ebb0 <_edata@@Base+0x53bbb0> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d33b04 <__bss_end__@@Base+0x636454> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d33b0c <__bss_end__@@Base+0x63645c> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - cmpmi sp, pc, asr #26 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ ldmdbvc r4!, {r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - stclcs 5, cr6, [pc, #-448]! @ d33958 <__bss_end__@@Base+0x6362a8> │ │ │ │ │ - strbmi r4, [sp, #-2353] @ 0xfffff6cf │ │ │ │ │ + cmnvs lr, #112, 10 @ 0x1c000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33970 <__bss_end__@@Base+0x6362c0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33978 <__bss_end__@@Base+0x6362c8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ strbvc r5, [lr, #-3955]! @ 0xfffff08d │ │ │ │ │ - ldclcs 5, cr6, [r2, #-436]! @ 0xfffffe4c │ │ │ │ │ - svceq 0x00084132 │ │ │ │ │ + cmnvs r2, #457179136 @ 0x1b400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d339b0 <__bss_end__@@Base+0x636300> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d339b8 <__bss_end__@@Base+0x636308> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ d339cc <__bss_end__@@Base+0x63631c> │ │ │ │ │ + streq r0, [pc, #-2098] @ d3336a <__bss_end__@@Base+0x635cba> │ │ │ │ │ rsbsvc r6, r0, r3, ror #2 │ │ │ │ │ rsbeq r6, r7, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d339f0 <__bss_end__@@Base+0x636340> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d339f8 <__bss_end__@@Base+0x636348> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbvs r6, [r7, #-3952]! @ 0xfffff090 │ │ │ │ │ strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33a28 <__bss_end__@@Base+0x636378> │ │ │ │ │ - stclvs 14, cr6, [pc, #-200]! @ d33b1c <__bss_end__@@Base+0x63646c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33a30 <__bss_end__@@Base+0x636380> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbsvs r3, r0, #1073741851 @ 0x4000001b │ │ │ │ │ cmnvs lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - svcmi 0x00556c68 │ │ │ │ │ - stmdbeq pc, {r2, r4, r6, r8, sl, lr} @ │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33a68 <__bss_end__@@Base+0x6363b8> │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33a70 <__bss_end__@@Base+0x6363c0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - svceq 0x00737265 │ │ │ │ │ - stcmi 15, cr2, [r5, #-20]! @ 0xffffffec │ │ │ │ │ + svcpl 0x00737265 │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ d33ab8 <__bss_end__@@Base+0x636408> │ │ │ │ │ stmdbvs r4!, {r0, r2, r3, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ │ sbceq lr, ip, r2, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33aa8 <__bss_end__@@Base+0x6363f8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33ab0 <__bss_end__@@Base+0x636400> │ │ │ │ │ + strbpl r5, [pc], #-1331 @ d33c6c <__bss_end__@@Base+0x6365bc> │ │ │ │ │ ldrbvs r6, [r2, #-2372]! @ 0xfffff6bc │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbvc r2, pc, r9, ror r0 @ │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d33ac4 <__bss_end__@@Base+0x636414> │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33ad8 <__bss_end__@@Base+0x636428> │ │ │ │ │ - rsbvs r6, r9, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33ae0 <__bss_end__@@Base+0x636430> │ │ │ │ │ + svceq 0x000a0231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - strbtvs r6, [lr], #-371 @ 0xfffffe8d │ │ │ │ │ - strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ + smcvs 38691 @ 0x9723 │ │ │ │ │ + stmdbeq r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r6, [r4], #-351 @ 0xfffffea1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33b18 <__bss_end__@@Base+0x636468> │ │ │ │ │ - ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33b20 <__bss_end__@@Base+0x636470> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ cmnvc r6, #100, 10 @ 0x19000000 │ │ │ │ │ cmnvs r5, #116, 4 @ 0x40000007 │ │ │ │ │ - strbtvc r6, [r1], #-3700 @ 0xfffff18c │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + svccs 0x00090f74 │ │ │ │ │ + strbmi r4, [sp, #-2372] @ 0xfffff6bc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33b60 <__bss_end__@@Base+0x6364b0> │ │ │ │ │ - cmnvc r1, #-1006632960 @ 0xc4000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33b68 <__bss_end__@@Base+0x6364b8> │ │ │ │ │ + bleq 11051e8 <__bss_end__@@Base+0xa07b38> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ - cmnvc r9, #-1811939327 @ 0x94000001 │ │ │ │ │ + stmdbvs r4!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ stclvs 15, cr6, [ip], #-456 @ 0xfffffe38 │ │ │ │ │ - ldrbvs r6, [r2, #-1125]! @ 0xfffffb9b │ │ │ │ │ - strtvs r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ + stclvs 4, cr6, [r1, #-404]! @ 0xfffffe6c │ │ │ │ │ + stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33ba8 <__bss_end__@@Base+0x6364f8> │ │ │ │ │ - cmnvc sp, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33bb0 <__bss_end__@@Base+0x636500> │ │ │ │ │ + cmnvs r9, r3, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ + cmpvs r6, r7, rrx │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvc r6, [pc, #-1902]! @ d3362e <__bss_end__@@Base+0x635f7e> │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvc r6, [pc, #-1902]! @ d33636 <__bss_end__@@Base+0x635f86> │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33bf8 <__bss_end__@@Base+0x636548> │ │ │ │ │ - cmnvs r7, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33c00 <__bss_end__@@Base+0x636550> │ │ │ │ │ + mcrvs 2, 3, r6, cr9, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - cmpvs r2, r4, ror r0 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d33c34 <__bss_end__@@Base+0x636584> │ │ │ │ │ + rsbvc r5, r1, #116, 12 @ 0x7400000 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ andeq r6, r0, r9, ror #28 │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33c48 <__bss_end__@@Base+0x636598> │ │ │ │ │ - strbtvc r6, [r1], #-3634 @ 0xfffff1ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33c50 <__bss_end__@@Base+0x6365a0> │ │ │ │ │ + @ instruction: 0x46534632 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ ldrbvs r6, [r2, #-368]! @ 0xfffffe90 │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs sp!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldclmi 12, cr6, [r3, #-388]! @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33c90 <__bss_end__@@Base+0x6365e0> │ │ │ │ │ - stmdbvs ip!, {r1, r4, r5, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33c98 <__bss_end__@@Base+0x6365e8> │ │ │ │ │ + svceq 0x00076532 │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - streq r6, [pc, #-1388] @ d338f8 <__bss_end__@@Base+0x636248> │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33cc0 <__bss_end__@@Base+0x636610> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33cc8 <__bss_end__@@Base+0x636618> │ │ │ │ │ + rsbvc r6, sp, r3, lsr r9 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldrbeq r7, [r4, #-1392]! @ 0xfffffa90 │ │ │ │ │ + rsbsvc r7, r4, r0, ror r5 │ │ │ │ │ cmnvc r5, #26112 @ 0x6600 │ │ │ │ │ strbvs r3, [r4, #-360]! @ 0xfffffe98 │ │ │ │ │ - @ instruction: 0x46766972 │ │ │ │ │ - @ instruction: 0x060f0a54 │ │ │ │ │ + ldmdbvs r6!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33cf8 <__bss_end__@@Base+0x636648> │ │ │ │ │ - ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33d00 <__bss_end__@@Base+0x636650> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbseq r6, r2, r3, ror pc │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ rsbsvc r6, r9, pc, asr r8 │ │ │ │ │ strbvs r7, [r7, #-613]! @ 0xfffffd9b │ │ │ │ │ strbtvc r6, [r5], #-3439 @ 0xfffff291 │ │ │ │ │ - @ instruction: 0x6e636972 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33d48 <__bss_end__@@Base+0x636698> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33d50 <__bss_end__@@Base+0x6366a0> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + svcmi 0x0055656c │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - cmnvs lr, #112, 16 @ 0x700000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 8, 3, r6, cr1, cr0, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33d88 <__bss_end__@@Base+0x6366d8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33d90 <__bss_end__@@Base+0x6366e0> │ │ │ │ │ + stclvs 15, cr6, [sp, #-204]! @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbmi r7, [sp, #-872] @ 0xfffffc98 │ │ │ │ │ - svcmi 0x0049534e │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ rsbeq r6, lr, r3, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33dc8 <__bss_end__@@Base+0x636718> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33dd0 <__bss_end__@@Base+0x636720> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svceq 0x00726f73 │ │ │ │ │ - stmdbmi r4, {r0, r3, r8, r9, sl, fp, sp}^ │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ - bvs 2510d84 <_edata@@Base+0x2bdd84> │ │ │ │ │ + bvs 2510d8c <_edata@@Base+0x2bdd8c> │ │ │ │ │ strbvs r6, [lr, #-2415]! @ 0xfffff691 │ │ │ │ │ - strbmi r6, [ip, #-356]! @ 0xfffffe9c │ │ │ │ │ + stmdbvs lr!, {r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33e10 <__bss_end__@@Base+0x636760> │ │ │ │ │ - eorpl r0, sp, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33e18 <__bss_end__@@Base+0x636768> │ │ │ │ │ + eorpl r6, r0, #12800 @ 0x3200 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ @ instruction: 0x66746172 │ │ │ │ │ sbceq r7, ip, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33e48 <__bss_end__@@Base+0x636798> │ │ │ │ │ - svcmi 0x00555133 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33e50 <__bss_end__@@Base+0x6367a0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ strbvs r6, [r4, #-3917]! @ 0xfffff0b3 │ │ │ │ │ ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ strbvs r6, [r8, #-884]! @ 0xfffffc8c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + @ instruction: 0x6d6d7973 │ │ │ │ │ rsbseq r6, r8, r2, ror #30 │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33e78 <__bss_end__@@Base+0x6367c8> │ │ │ │ │ - cmnvs r9, #784 @ 0x310 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33e80 <__bss_end__@@Base+0x6367d0> │ │ │ │ │ + subpl r5, pc, r1, lsr r2 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ ldmdbvs pc, {r0, r2, r5, r6, fp, ip, sp, lr}^ @ │ │ │ │ │ strbvs r5, [r4, #-3950]! @ 0xfffff092 │ │ │ │ │ strbvs r7, [r5, #-615]! @ 0xfffffd99 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33ec0 <__bss_end__@@Base+0x636810> │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r4, r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33ec8 <__bss_end__@@Base+0x636818> │ │ │ │ │ + svcmi 0x00525033 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ d33f00 <__bss_end__@@Base+0x636850> │ │ │ │ │ - svccs 0x00090f32 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ mcrvs 13, 3, r6, cr15, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ rsbvc r5, pc, #108, 30 @ 0x1b0 │ │ │ │ │ - rsbsvs r6, r2, #100, 10 @ 0x19000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror #10 │ │ │ │ │ + rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33f10 <__bss_end__@@Base+0x636860> │ │ │ │ │ - strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33f18 <__bss_end__@@Base+0x636868> │ │ │ │ │ + rsbscs r6, r2, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + streq r0, [pc, #-2099] @ d338c9 <__bss_end__@@Base+0x636219> │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ strbvs r7, [r4, #-623]! @ 0xfffffd91 │ │ │ │ │ - cmnvs r8, #112, 8 @ 0x70000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 4, 3, r7, cr8, cr0, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33f58 <__bss_end__@@Base+0x6368a8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33f60 <__bss_end__@@Base+0x6368b0> │ │ │ │ │ + strbvs r6, [lr, #-2354]! @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ d33fac <__bss_end__@@Base+0x6368fc> │ │ │ │ │ + ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ cdpvs 4, 6, cr7, cr1, cr1, {3} │ │ │ │ │ sbceq lr, ip, r8, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33f98 <__bss_end__@@Base+0x6368e8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33fa0 <__bss_end__@@Base+0x6368f0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d33fa0 <__bss_end__@@Base+0x6368f0> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ d33fa8 <__bss_end__@@Base+0x6368f8> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - strbeq r7, [r1, #-878]! @ 0xfffffc92 │ │ │ │ │ + ldmdbvs r3!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r8, #-869]! @ 0xfffffc9b │ │ │ │ │ rsbeq r6, lr, ip, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d33fd8 <__bss_end__@@Base+0x636928> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d33fe0 <__bss_end__@@Base+0x636930> │ │ │ │ │ + svccs 0x00010f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svcpl 0x00617262 │ │ │ │ │ + stmdbeq r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ + ldrbpl r6, [r1, #-3695] @ 0xfffff191 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34030 <__bss_end__@@Base+0x636980> │ │ │ │ │ - svcpl 0x00746f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34038 <__bss_end__@@Base+0x636988> │ │ │ │ │ + svcvs 0x00462031 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - @ instruction: 0x512d736e │ │ │ │ │ + ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldclvs 1, cr6, [r0], #-436 @ 0xfffffe4c │ │ │ │ │ rsbseq r7, r4, r9, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34060 <__bss_end__@@Base+0x6369b0> │ │ │ │ │ - svccs 0x00030f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34068 <__bss_end__@@Base+0x6369b8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1539884,454 +1540116,452 @@ │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ svcpl 0x006c616d │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d340a8 <__bss_end__@@Base+0x6369f8> │ │ │ │ │ - streq r0, [pc, #-2611] @ d33831 <__bss_end__@@Base+0x636181> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d340b0 <__bss_end__@@Base+0x636a00> │ │ │ │ │ + rsbcs r6, lr, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cmnvs r2, lr, ror #10 │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbseq r7, r9, r1, ror r4 │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d340e8 <__bss_end__@@Base+0x636a38> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d340f0 <__bss_end__@@Base+0x636a40> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldrbtvc r7, [r3], #-1129 @ 0xfffffb97 │ │ │ │ │ - stclmi 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ + cdpvs 4, 7, cr7, cr3, cr9, {3} │ │ │ │ │ + sbceq r6, ip, r7, ror #10 │ │ │ │ │ svcvs 0x0074756f │ │ │ │ │ stmdbvs pc!, {r1, r2, r5, r6, ip, sp, lr}^ @ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ d34114 <__bss_end__@@Base+0x636a64> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34130 <__bss_end__@@Base+0x636a80> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34138 <__bss_end__@@Base+0x636a88> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdaeq r0, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d050f │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ ldrbvc r7, [r3, #-623]! @ 0xfffffd91 │ │ │ │ │ - stclcs 6, cr6, [pc, #-436]! @ d34174 <__bss_end__@@Base+0x636ac4> │ │ │ │ │ - subspl r5, r0, #855638016 @ 0x33000000 │ │ │ │ │ + cmnvs lr, #457179136 @ 0x1b400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34180 <__bss_end__@@Base+0x636ad0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34188 <__bss_end__@@Base+0x636ad8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + svccs 0x00736c61 │ │ │ │ │ ldclvs 5, cr6, [r2], #-392 @ 0xfffffe78 │ │ │ │ │ cmnvs r1, #105906176 @ 0x6500000 │ │ │ │ │ - ldmdbvc r2!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697474 │ │ │ │ │ + streq r7, [pc, #-878] @ d3400e <__bss_end__@@Base+0x63695e> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d341c8 <__bss_end__@@Base+0x636b18> │ │ │ │ │ - stmdavc r1!, {r0, r4, r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d341d0 <__bss_end__@@Base+0x636b20> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ @ instruction: 0x765f6574 │ │ │ │ │ ldrbvs r6, [r2, #-1385]! @ 0xfffffa97 │ │ │ │ │ - svcpl 0x00647472 │ │ │ │ │ - sbceq lr, ip, r6, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34218 <__bss_end__@@Base+0x636b68> │ │ │ │ │ - movtpl r5, #21042 @ 0x5232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34220 <__bss_end__@@Base+0x636b70> │ │ │ │ │ + stclvs 4, cr6, [pc, #-200]! @ d34314 <__bss_end__@@Base+0x636c64> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + ldrbpl r7, [r1, #-869] @ 0xfffffc9b │ │ │ │ │ strbvc r6, [r7, #-364]! @ 0xfffffe94 │ │ │ │ │ ldrbvs r7, [r2, #-613]! @ 0xfffffd9b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34258 <__bss_end__@@Base+0x636ba8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34260 <__bss_end__@@Base+0x636bb0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbseq r6, r4, r3, ror #30 │ │ │ │ │ ldrdeq lr, [ip], #88 @ 0x58 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d342a8 <__bss_end__@@Base+0x636bf8> │ │ │ │ │ - strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d342b0 <__bss_end__@@Base+0x636c00> │ │ │ │ │ + rsbvc r6, r2, #205520896 @ 0xc400000 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d342b0 <__bss_end__@@Base+0x636c00> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ d342b8 <__bss_end__@@Base+0x636c08> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - eorpl r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ rsbsvc r7, r9, pc, asr r4 │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ d34304 <__bss_end__@@Base+0x636c54> │ │ │ │ │ - streq r0, [pc, #-2609] @ d33a6b <__bss_end__@@Base+0x6363bb> │ │ │ │ │ + rsbsvc r6, r5, r5, ror #28 │ │ │ │ │ + rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d342f0 <__bss_end__@@Base+0x636c40> │ │ │ │ │ - rsbspl r6, r3, #784 @ 0x310 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d342f8 <__bss_end__@@Base+0x636c48> │ │ │ │ │ + strbvs r5, [ip, #-3889]! @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ rsbvs r6, sp, #457179136 @ 0x1b400000 │ │ │ │ │ sbceq r7, ip, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34340 <__bss_end__@@Base+0x636c90> │ │ │ │ │ - cmnvs r9, r1, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34348 <__bss_end__@@Base+0x636c98> │ │ │ │ │ + svccs 0x00070f31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ smcvc 38629 @ 0x96e5 │ │ │ │ │ @ instruction: 0x765f6575 │ │ │ │ │ ldrbvs r7, [r4, #-613]! @ 0xfffffd9b │ │ │ │ │ stmdbvc r2!, {r3, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ rsbvs r6, r1, #24320 @ 0x5f00 │ │ │ │ │ - rsbcs r6, sp, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ + cmnvs ip, r5, ror #24 │ │ │ │ │ + rsbvc r6, pc, #119537664 @ 0x7200000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34398 <__bss_end__@@Base+0x636ce8> │ │ │ │ │ - ldmdaeq r0, {r0, r1, r4, r5, r9, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d343a0 <__bss_end__@@Base+0x636cf0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbvs r7, [ip, #-872]! @ 0xfffffc98 │ │ │ │ │ - strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ + rsbvc r7, r5, #104, 6 @ 0xa0000001 │ │ │ │ │ + strbpl r5, [pc], #-1395 @ d34584 <__bss_end__@@Base+0x636ed4> │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - ldclvs 2, cr7, [pc, #-444] @ d343c8 <__bss_end__@@Base+0x636d18> │ │ │ │ │ - ldrbvs r7, [pc], #-2145 @ d34588 <__bss_end__@@Base+0x636ed8> │ │ │ │ │ + ldclvs 2, cr7, [pc, #-444] @ d343d0 <__bss_end__@@Base+0x636d20> │ │ │ │ │ + ldrbvs r7, [pc], #-2145 @ d34590 <__bss_end__@@Base+0x636ee0> │ │ │ │ │ ldrbvs r6, [r2, #-1893]! @ 0xfffff89b │ │ │ │ │ rsbsvc r5, r0, #404 @ 0x194 │ │ │ │ │ svcpl 0x00746e69 │ │ │ │ │ mrcvs 1, 3, r6, cr2, cr7, {3} │ │ │ │ │ - stmdbvs r7!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclmi 14, cr6, [r7], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d343f0 <__bss_end__@@Base+0x636d40> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d343f8 <__bss_end__@@Base+0x636d48> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbsmi r6, r3, #24832 @ 0x6100 │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x7761715f │ │ │ │ │ - stclcs 6, cr6, [pc, #-396]! @ d34454 <__bss_end__@@Base+0x636da4> │ │ │ │ │ - cmpne r6, r1, lsr r6 │ │ │ │ │ + cmnvs lr, #415236096 @ 0x18c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34438 <__bss_end__@@Base+0x636d88> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34440 <__bss_end__@@Base+0x636d90> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1e04b58 <__bss_end__@@Base+0x17074a8> │ │ │ │ │ - stmdacc lr, {r0, r2, r6, sl, fp, lr} │ │ │ │ │ + blmi 1e04b60 <__bss_end__@@Base+0x17074b0> │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ subsvs r7, pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr9, {3} │ │ │ │ │ strbtvc r6, [r3], #-1390 @ 0xfffffa92 │ │ │ │ │ - svceq 0x00086465 │ │ │ │ │ + cdpvs 4, 6, cr6, cr15, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34480 <__bss_end__@@Base+0x636dd0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34488 <__bss_end__@@Base+0x636dd8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcvs 0x006d7368 │ │ │ │ │ - svceq 0x00086564 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbtvc r6, [r3], #-629 @ 0xfffffd8b │ │ │ │ │ strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ - mcrmi 2, 2, r5, cr5, cr2, {1} │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d344c8 <__bss_end__@@Base+0x636e18> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d344d0 <__bss_end__@@Base+0x636e20> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - svcmi 0x00736c61 │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ sbceq r6, ip, sp, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34508 <__bss_end__@@Base+0x636e58> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34510 <__bss_end__@@Base+0x636e60> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r7, ror #30 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ rsbcc r7, lr, #427819008 @ 0x19800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34538 <__bss_end__@@Base+0x636e88> │ │ │ │ │ - stmdbvs ip!, {r0, r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34540 <__bss_end__@@Base+0x636e90> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ d34550 <__bss_end__@@Base+0x636ea0> │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ d34558 <__bss_end__@@Base+0x636ea8> │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ stmdbvc r1!, {r0, r1, r2, r3, r4, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r9, -ip, ror #10]! │ │ │ │ │ - rsbscs r6, r2, r8, ror #30 │ │ │ │ │ - rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ + ldclcs 5, cr6, [r2], #-416 @ 0xfffffe60 │ │ │ │ │ + @ instruction: 0x56544553 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34588 <__bss_end__@@Base+0x636ed8> │ │ │ │ │ - cmnvc r4, #-2147483636 @ 0x8000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34590 <__bss_end__@@Base+0x636ee0> │ │ │ │ │ + svceq 0x00455432 │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldrbtvc r6, [r2], #-3942 @ 0xfffff09a │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ - mrcvs 1, 1, r3, cr14, cr12, {1} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + eorsvs r3, lr, #60, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d345c0 <__bss_end__@@Base+0x636f10> │ │ │ │ │ - stmdbvc ip!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d345c8 <__bss_end__@@Base+0x636f18> │ │ │ │ │ + ldrbtpl r6, [r3], #-3123 @ 0xfffff3cd │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ strbvs r6, [r4, #-3917]! @ 0xfffff0b3 │ │ │ │ │ ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ strbvs r6, [r8, #-884]! @ 0xfffffc8c │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + smcvs 54931 @ 0xd693 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ stmdbvc r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ svcvs 0x0072705f │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d345dc <__bss_end__@@Base+0x636f2c> │ │ │ │ │ - svceq 0x00080032 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34600 <__bss_end__@@Base+0x636f50> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34608 <__bss_end__@@Base+0x636f58> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - vnmulvc.f32 s6, s0, s7 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34640 <__bss_end__@@Base+0x636f90> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34648 <__bss_end__@@Base+0x636f98> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ ldmdbvc r2!, {r0, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ stmdbvs r1!, {r0, r1, r2, r3, r4, r6, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34670 <__bss_end__@@Base+0x636fc0> │ │ │ │ │ - svcpl 0x00657331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34678 <__bss_end__@@Base+0x636fc8> │ │ │ │ │ + cmpvc pc, #802816 @ 0xc4000 │ │ │ │ │ ldmdbvc r2!, {r0, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - strbpl r7, [r6, #-878] @ 0xfffffc92 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ svcpl 0x0079656b │ │ │ │ │ rsbseq r6, r3, r0, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34698 <__bss_end__@@Base+0x636fe8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d346a0 <__bss_end__@@Base+0x636ff0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r3!, {r0, r1, r5, r6, r9, ip, sp}^ │ │ │ │ │ sbceq lr, ip, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d346d0 <__bss_end__@@Base+0x637020> │ │ │ │ │ - rsbvc r2, r2, #51 @ 0x33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d346d8 <__bss_end__@@Base+0x637028> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ strbtvc r6, [lr], -r3, asr #30 │ │ │ │ │ rsbscs r7, r4, r5, ror #4 │ │ │ │ │ @ instruction: 0x73206f74 │ │ │ │ │ @ instruction: 0x61206e69 │ │ │ │ │ @ instruction: 0x6320646e │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr15, {3} │ │ │ │ │ + cmpvs r6, pc, ror #6 │ │ │ │ │ cdpvs 15, 7, cr6, cr5, cr14, {3} │ │ │ │ │ sbceq lr, ip, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34700 <__bss_end__@@Base+0x637050> │ │ │ │ │ - ldmdavs r4!, {r0, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34708 <__bss_end__@@Base+0x637058> │ │ │ │ │ + eorvc r6, r0, r1, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ + svcmi 0x00556e6f │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ sbceq lr, ip, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d34740 <__bss_end__@@Base+0x637090> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d34748 <__bss_end__@@Base+0x637098> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - svcpl 0x00657473 │ │ │ │ │ - cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ - strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ - strbvs r5, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ - strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ - rsbeq r6, ip, r5, ror #10 │ │ │ │ │ + ldrbvs r6, [r4, #-1395]! @ 0xfffffa8d │ │ │ │ │ + andeq r3, lr, #14336 @ 0x3800 │ │ │ │ │ + strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ + sbceq lr, ip, r0, ror r6 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ @@ -1540860,19 +1541090,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ svcvs 0x002e7364 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2b938c <__stack_chk_guard@@Base+0x2c2c4> │ │ │ │ │ + b 2bf108 <__stack_chk_guard@@Base+0x32040> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2b9394 <__stack_chk_guard@@Base+0x2c2cc> │ │ │ │ │ + b 2bf110 <__stack_chk_guard@@Base+0x32048> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 2b9398 <__stack_chk_guard@@Base+0x2c2d0> │ │ │ │ │ + b 2bf108 <__stack_chk_guard@@Base+0x32040> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvc r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ @ instruction: 0x53207365 │ │ │ │ │ cmpmi ip, r3, asr #2 │ │ │ │ │ eorcs r2, fp, r2, asr r0 │ │ │ │ │ subspl r4, r4, #1073741843 @ 0x40000013 │ │ │ │ │ strtvc r5, [r0], #-2121 @ 0xfffff7b7 │ │ │ │ │ @@ -1541641,17 +1541871,17 @@ │ │ │ │ │ andeq r2, r0, r7, asr #28 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strtvc r6, [pc], #-3171 @ d35e38 <__bss_end__@@Base+0x638788> │ │ │ │ │ cmnvc r4, #-1811939327 @ 0x94000001 │ │ │ │ │ ldrbvs r6, [r4, #-2421]! @ 0xfffff68b │ │ │ │ │ andeq r6, r0, lr, lsr #30 │ │ │ │ │ - b 2ba2f0 <__stack_chk_guard@@Base+0x2d228> │ │ │ │ │ + b 2c06b8 <__stack_chk_guard@@Base+0x335f0> │ │ │ │ │ rsceq pc, r6, r0, lsr r8 @ │ │ │ │ │ - b 2ba2f8 <__stack_chk_guard@@Base+0x2d230> │ │ │ │ │ + b 2c06c0 <__stack_chk_guard@@Base+0x335f8> │ │ │ │ │ rsceq pc, r6, r0, lsr r8 @ │ │ │ │ │ eorscs r4, sl, lr, ror sp │ │ │ │ │ ldrbvs r7, [r0, #-2149]! @ 0xfffff79b │ │ │ │ │ strbtvs r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ rsbscs r6, r4, r0, lsr #2 │ │ │ │ │ ldrbtvc r6, [r3], #-3949 @ 0xfffff093 │ │ │ │ │ subcs r7, sp, r0, lsr #28 │ │ │ │ │ @@ -1543119,15 +1543349,15 @@ │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ strbvc r6, [pc, -fp, ror #28]! │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ ldclvs 13, cr6, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ cdpvc 3, 2, cr7, cr14, cr5, {3} │ │ │ │ │ @ instruction: 0x01ac2925 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ mcrvs 8, 3, r6, cr5, cr7, {2} │ │ │ │ │ strbvs r2, [r4, #-1824]! @ 0xfffff8e0 │ │ │ │ │ stclvs 5, cr7, [r7, #-392]! @ 0xfffffe78 │ │ │ │ │ strbcs r6, [r5, -pc, ror #8]! │ │ │ │ │ rsbscs r6, r3, r0, lsr #18 │ │ │ │ │ ldrbvc r7, [r2, #-1063]! @ 0xfffffbd9 │ │ │ │ │ eorcs r2, ip, r5, ror #14 │ │ │ │ │ @@ -1543403,15 +1543633,15 @@ │ │ │ │ │ strbmi r4, [sp, #-2388] @ 0xfffff6ac │ │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ │ ldrbpl r4, [r3], #-1364 @ 0xfffffaac │ │ │ │ │ strbmi r4, [lr], #-1325 @ 0xfffffad3 │ │ │ │ │ cmpmi r5, sp, lsr #4 │ │ │ │ │ ldmdbmi r4, {r2, r3, r6, r8, sl, fp, sp}^ │ │ │ │ │ and r4, r0, sp, asr #10 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ subseq r5, r2, r3, asr r4 │ │ │ │ │ smlaleq r8, r6, r8, pc @ │ │ │ │ │ strmi r2, [r0, #-2607]! @ 0xfffff5d1 │ │ │ │ │ cmnvs r5, #120 @ 0x78 │ │ │ │ │ rsbcs r6, r4, r4, ror r5 │ │ │ │ │ ldrbvc r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ eorscs r7, sl, ip, ror #8 │ │ │ │ │ @@ -1544076,1934 +1544306,1934 @@ │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + strbtvs r7, [r9], #-615 @ 0xfffffd99 │ │ │ │ │ + sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38548 <__bss_end__@@Base+0x63ae98> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d38708 <__bss_end__@@Base+0x63b058> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38550 <__bss_end__@@Base+0x63aea0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d38710 <__bss_end__@@Base+0x63b060> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbtvc r6, [r1], #-3174 @ 0xfffff39a │ │ │ │ │ rsbeq r6, lr, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38570 <__bss_end__@@Base+0x63aec0> │ │ │ │ │ - svcvs 0x00656732 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38578 <__bss_end__@@Base+0x63aec8> │ │ │ │ │ + cmpvc pc, #-939524096 @ 0xc8000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ cmnvc r3, #-2147483623 @ 0x80000019 │ │ │ │ │ cmpvs pc, #7488 @ 0x1d40 │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - strtmi r6, [r0], -lr, ror #10 │ │ │ │ │ + cmnvc lr, #461373440 @ 0x1b800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d385b0 <__bss_end__@@Base+0x63af00> │ │ │ │ │ - sbcseq r2, r3, r3, lsr r9 │ │ │ │ │ - blvs 2610cb0 <_edata@@Base+0x3bdcb0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d385b8 <__bss_end__@@Base+0x63af08> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + blvs 2610cb8 <_edata@@Base+0x3bdcb8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ strbvs r6, [r3, #-358]! @ 0xfffffe9a │ │ │ │ │ - strbpl r7, [pc], #-120 @ d3877c <__bss_end__@@Base+0x63b0cc> │ │ │ │ │ + mcrvs 0, 3, r7, cr15, cr8, {3} │ │ │ │ │ cmnvc r5, #432013312 @ 0x19c00000 │ │ │ │ │ stmdavc r5!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ svcpl 0x00746361 │ │ │ │ │ strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d385e8 <__bss_end__@@Base+0x63af38> │ │ │ │ │ - strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d385f0 <__bss_end__@@Base+0x63af40> │ │ │ │ │ + svcpl 0x00796133 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ rsbvc r7, r8, #1845493760 @ 0x6e000000 │ │ │ │ │ rsbseq r6, r4, pc, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38620 <__bss_end__@@Base+0x63af70> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38628 <__bss_end__@@Base+0x63af78> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + hvcmi 53971 @ 0xd2d3 │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ svcvs 0x006e6962 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38668 <__bss_end__@@Base+0x63afb8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38670 <__bss_end__@@Base+0x63afc0> │ │ │ │ │ + stmdbvc ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - stclvs 2, cr7, [pc, #-408]! @ d386a8 <__bss_end__@@Base+0x63aff8> │ │ │ │ │ - bvs 2650dc0 <_edata@@Base+0x3fddc0> │ │ │ │ │ + stclvs 2, cr7, [pc, #-408]! @ d386b0 <__bss_end__@@Base+0x63b000> │ │ │ │ │ + bvs 2650dc8 <_edata@@Base+0x3fddc8> │ │ │ │ │ cdpvs 3, 6, cr6, cr5, cr1, {3} │ │ │ │ │ - vldrvs.16 s15, [pc, #-198] @ d38786 <__bss_end__@@Base+0x63b0d6> @ │ │ │ │ │ + vldrvs.16 s15, [pc, #-198] @ d3878e <__bss_end__@@Base+0x63b0de> @ │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d0578 │ │ │ │ │ + @ instruction: 0x6e6f6978 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d386a8 <__bss_end__@@Base+0x63aff8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d386b0 <__bss_end__@@Base+0x63b000> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ d386f0 <__bss_end__@@Base+0x63b040> │ │ │ │ │ + ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cmpvc pc, #7104 @ 0x1bc0 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvc r7, [pc], #-1134 @ d3889c <__bss_end__@@Base+0x63b1ec> │ │ │ │ │ + ldrbvc r7, [pc], #-1134 @ d388a4 <__bss_end__@@Base+0x63b1f4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d386f0 <__bss_end__@@Base+0x63b040> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d386f8 <__bss_end__@@Base+0x63b048> │ │ │ │ │ + cmnvs r5, r2, lsr r1 │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbpl r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ - movtpl r4, #40002 @ 0x9c42 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldrbvc r7, [pc], #-2149 @ d388d4 <__bss_end__@@Base+0x63b224> │ │ │ │ │ - stclcs 0, cr7, [r5, #-484]! @ 0xfffffe1c │ │ │ │ │ - svcmi 0x00555133 │ │ │ │ │ + ldrbvc r7, [pc], #-2149 @ d388dc <__bss_end__@@Base+0x63b22c> │ │ │ │ │ + strbtvc r7, [r5], #-121 @ 0xffffff87 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38730 <__bss_end__@@Base+0x63b080> │ │ │ │ │ - @ instruction: 0x56206e33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38738 <__bss_end__@@Base+0x63b088> │ │ │ │ │ + cmnvc r5, #13056 @ 0x3300 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ d38778 <__bss_end__@@Base+0x63b0c8> │ │ │ │ │ + @ instruction: 0x060f2132 │ │ │ │ │ ldclvs 1, cr6, [r2, #-416]! @ 0xfffffe60 │ │ │ │ │ cmnvs r9, #1776 @ 0x6f0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38770 <__bss_end__@@Base+0x63b0c0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ - blvs 2610e70 <_edata@@Base+0x3bde70> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38778 <__bss_end__@@Base+0x63b0c8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + blvs 2610e78 <_edata@@Base+0x3bde78> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - cmnvs lr, #116, 6 @ 0xd0000001 │ │ │ │ │ + @ instruction: 0x66657374 │ │ │ │ │ strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ sbcseq r2, r3, sp, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38798 <__bss_end__@@Base+0x63b0e8> │ │ │ │ │ - ldrbvs r6, [r4, #-818]! @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d387a0 <__bss_end__@@Base+0x63b0f0> │ │ │ │ │ + mcrvs 0, 3, r7, cr15, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-366]! @ 0xfffffe92 │ │ │ │ │ rsbvc r6, r9, #1593835520 @ 0x5f000000 │ │ │ │ │ svcvs 0x00746365 │ │ │ │ │ - rsbscs r7, r2, r2, ror r9 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + stmdaeq lr, {r1, r4, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x512d050f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d387e8 <__bss_end__@@Base+0x63b138> │ │ │ │ │ - sbcseq r2, r3, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d387f0 <__bss_end__@@Base+0x63b140> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - mcrvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ - @ instruction: 0x6c616974 │ │ │ │ │ + ldrbvc r4, [r1, #-1396]! @ 0xfffffa8c │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ andeq r6, r0, r1, ror #12 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38838 <__bss_end__@@Base+0x63b188> │ │ │ │ │ - ldrbvc r3, [r3, #-1586]! @ 0xfffff9ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38840 <__bss_end__@@Base+0x63b190> │ │ │ │ │ + @ instruction: 0x532c0532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - ldrbpl r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + cmnvc r2, #460 @ 0x1cc │ │ │ │ │ + rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ cmpvs pc, #1660944384 @ 0x63000000 │ │ │ │ │ ldrbtvs r6, [r2], #-3951 @ 0xfffff091 │ │ │ │ │ - ldmdbvc r3!, {r0, r1, r4, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x676f7470 │ │ │ │ │ + ldmdavs r3!, {r0, r1, r4, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ + ldrtcc r3, [r2], #-1913 @ 0xfffff887 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38880 <__bss_end__@@Base+0x63b1d0> │ │ │ │ │ - subsvs r6, pc, #3200 @ 0xc80 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38888 <__bss_end__@@Base+0x63b1d8> │ │ │ │ │ + @ instruction: 0x566c6132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - rsbcs r6, sp, r4, ror #30 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ stmdbvc r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsbseq r6, r6, r0, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d388c0 <__bss_end__@@Base+0x63b210> │ │ │ │ │ - cmpvs pc, #819200 @ 0xc8000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d388c8 <__bss_end__@@Base+0x63b218> │ │ │ │ │ + svceq 0x00090032 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdavc r1!, {r0, r1, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38900 <__bss_end__@@Base+0x63b250> │ │ │ │ │ - mrcvs 6, 3, r4, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38908 <__bss_end__@@Base+0x63b258> │ │ │ │ │ + mcreq 3, 0, r7, cr0, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs lr, #-1946157055 @ 0x8c000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r9, #2030043136 @ 0x79000000 │ │ │ │ │ svcvs 0x00725f73 │ │ │ │ │ ldrbvs r6, [r4, #-372]! @ 0xfffffe8c │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38958 <__bss_end__@@Base+0x63b2a8> │ │ │ │ │ - mrcvs 6, 3, r4, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38960 <__bss_end__@@Base+0x63b2b0> │ │ │ │ │ + svceq 0x00087332 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ subsvs r6, pc, #1694498816 @ 0x65000000 │ │ │ │ │ ldrbvs r7, [r3, #-869]! @ 0xfffffc9b │ │ │ │ │ rsbcc r5, r9, ip, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38998 <__bss_end__@@Base+0x63b2e8> │ │ │ │ │ - @ instruction: 0x676f4c31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d389a0 <__bss_end__@@Base+0x63b2f0> │ │ │ │ │ + cmnvs r9, #3136 @ 0xc40 │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ rsbvs r6, r9, #499122176 @ 0x1dc00000 │ │ │ │ │ - strbtvc r6, [ip], #-3189 @ 0xfffff38b │ │ │ │ │ - rsbvc r6, lr, r2, ror r1 │ │ │ │ │ + stclcs 12, cr6, [ip], #-468 @ 0xfffffe2c │ │ │ │ │ + @ instruction: 0x56544553 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d389c8 <__bss_end__@@Base+0x63b318> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d389d0 <__bss_end__@@Base+0x63b320> │ │ │ │ │ + smlaldxeq r5, r5, r2, r4 @ │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbvs r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ + cmnpl r5, r2, ror #24 │ │ │ │ │ @ instruction: 0x6c6c6966 │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ - stclvs 3, cr6, [r1], #-484 @ 0xfffffe1c │ │ │ │ │ - subsvs r6, pc, #1694498816 @ 0x65000000 │ │ │ │ │ + ldrbvs r7, [r3, #-889]! @ 0xfffffc87 │ │ │ │ │ + cmncc r9, ip, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38a00 <__bss_end__@@Base+0x63b350> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38a08 <__bss_end__@@Base+0x63b358> │ │ │ │ │ + ldrhi r5, [r1], #-1585 @ 0xfffff9cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - rsbsvc r7, r4, #-469762047 @ 0xe4000001 │ │ │ │ │ - subsvc r6, pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ + ldrbvs r7, [r2, #-889]! @ 0xfffffc87 │ │ │ │ │ + strbtvc r6, [lr], #-1395 @ 0xfffffa8d │ │ │ │ │ rsbseq r6, r2, r9, ror #12 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38a40 <__bss_end__@@Base+0x63b390> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38a48 <__bss_end__@@Base+0x63b398> │ │ │ │ │ + stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ - stccs 15, cr0, [r6], {116} @ 0x74 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r6, r4, #478150656 @ 0x1c800000 │ │ │ │ │ sbcseq r7, r3, r1, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38a80 <__bss_end__@@Base+0x63b3d0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38a88 <__bss_end__@@Base+0x63b3d8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvc pc, #104, 6 @ 0xa0000001 │ │ │ │ │ - svcvs 0x00697469 │ │ │ │ │ + stccs 3, cr7, [r5], {104} @ 0x68 │ │ │ │ │ + @ instruction: 0x56544553 │ │ │ │ │ ldrbvs r6, [pc], -r2, ror #12 │ │ │ │ │ sbcseq r7, r3, r6, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38ac0 <__bss_end__@@Base+0x63b410> │ │ │ │ │ - svceq 0x00455431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38ac8 <__bss_end__@@Base+0x63b418> │ │ │ │ │ + stmdbmi r0!, {r0, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ d38680 <__bss_end__@@Base+0x63afd0> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ d38688 <__bss_end__@@Base+0x63afd8> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - cmnvs lr, #7296 @ 0x1c80 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 13, 3, r6, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbseq r6, r6, r3, ror #30 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38b10 <__bss_end__@@Base+0x63b460> │ │ │ │ │ - stmdbvc ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38b18 <__bss_end__@@Base+0x63b468> │ │ │ │ │ + ldclcs 12, cr6, [r3, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbvs r7, r1, #-1946157055 @ 0x8c000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r3, ror #6 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ rsbvc r6, r4, pc, ror #8 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38b60 <__bss_end__@@Base+0x63b4b0> │ │ │ │ │ - svcvs 0x00697431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38b68 <__bss_end__@@Base+0x63b4b8> │ │ │ │ │ + strbmi r5, [r5], #-561 @ 0xfffffdcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ - cmpmi r5, #838860800 @ 0x32000000 │ │ │ │ │ + cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00706f6c │ │ │ │ │ sbcseq r2, r3, r7, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38ba0 <__bss_end__@@Base+0x63b4f0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38ba8 <__bss_end__@@Base+0x63b4f8> │ │ │ │ │ + cmnvs r4, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtpl r6, [r3], #-3169 @ 0xfffff39f │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ andeq r7, r0, pc, rrx │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38be0 <__bss_end__@@Base+0x63b530> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38be8 <__bss_end__@@Base+0x63b538> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38c28 <__bss_end__@@Base+0x63b578> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38c30 <__bss_end__@@Base+0x63b580> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stclvs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - rsbeq r6, ip, sp, ror #10 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r7, r1, #115 @ 0x73 │ │ │ │ │ svcpl 0x00366573 │ │ │ │ │ svcvs 0x00636e65 │ │ │ │ │ - svceq 0x000a6564 │ │ │ │ │ + strtmi r6, [r0], -r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38c68 <__bss_end__@@Base+0x63b5b8> │ │ │ │ │ - cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38c70 <__bss_end__@@Base+0x63b5c0> │ │ │ │ │ + smmlarvs pc, r3, r5, r6 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdavc sp!, {r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38ca8 <__bss_end__@@Base+0x63b5f8> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38cb0 <__bss_end__@@Base+0x63b600> │ │ │ │ │ + movtpl r5, #21042 @ 0x5232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svcvs 0x00617262 │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ rsbvs r7, sp, #100, 10 @ 0x19000000 │ │ │ │ │ rsbvc r7, r5, #1593835520 @ 0x5f000000 │ │ │ │ │ svcvs 0x00635f6d │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr13, {3} │ │ │ │ │ - cmnvs lr, #100, 10 @ 0x19000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38d10 <__bss_end__@@Base+0x63b660> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38d18 <__bss_end__@@Base+0x63b668> │ │ │ │ │ + rsbvs r7, sp, #205520896 @ 0xc400000 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - rsbsvc r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + ldmdbmi r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcpl 0x00676f6c │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ - rsbsvc r6, r5, r1, ror #28 │ │ │ │ │ - svcpl 0x00746f6c │ │ │ │ │ + svcpl 0x00677661 │ │ │ │ │ + ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38d40 <__bss_end__@@Base+0x63b690> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38d48 <__bss_end__@@Base+0x63b698> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbspl r6, r3, #1840 @ 0x730 │ │ │ │ │ + sbcseq r2, r3, r3, ror r9 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - ldmdbvs r8!, {r4, r5, r6, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 8, cr6, [pc, #-448]! @ d38d70 <__bss_end__@@Base+0x63b6c0> │ │ │ │ │ + svceq 0x00532f31 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38d80 <__bss_end__@@Base+0x63b6d0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38d88 <__bss_end__@@Base+0x63b6d8> │ │ │ │ │ + strbvc r2, [lr, #-51] @ 0xffffffcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ d38dc0 <__bss_end__@@Base+0x63b710> │ │ │ │ │ - svceq 0x00455432 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cdpvs 13, 5, cr6, cr15, cr15, {3} │ │ │ │ │ svcvs 0x00777465 │ │ │ │ │ - cmpvs r6, r2, ror fp │ │ │ │ │ + rsbscs r6, r3, r2, ror fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38dc8 <__bss_end__@@Base+0x63b718> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38dd0 <__bss_end__@@Base+0x63b720> │ │ │ │ │ + strbpl r4, [r4, #-1331] @ 0xfffffacd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ d38e08 <__bss_end__@@Base+0x63b758> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ d38fac <__bss_end__@@Base+0x63b8fc> │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ - mcrvs 15, 3, r6, cr14, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, lr, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38e10 <__bss_end__@@Base+0x63b760> │ │ │ │ │ - @ instruction: 0x6d6d7932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38e18 <__bss_end__@@Base+0x63b768> │ │ │ │ │ + stccs 3, cr7, [r5, #-200] @ 0xffffff38 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbvc r6, r5, #25088 @ 0x6200 │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ cdpvs 6, 6, cr7, cr5, cr5, {3} │ │ │ │ │ sbcseq r2, r3, r0, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38e40 <__bss_end__@@Base+0x63b790> │ │ │ │ │ - stclmi 14, cr4, [r1, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38e48 <__bss_end__@@Base+0x63b798> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbsvc r7, r3, r5, ror #4 │ │ │ │ │ - subspl r2, r4, #788529152 @ 0x2f000000 │ │ │ │ │ + cmnvc r3, #1342177286 @ 0x50000006 │ │ │ │ │ + bvs 25141c0 <_edata@@Base+0x2c11c0> │ │ │ │ │ rsbseq r7, r6, lr, rrx │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38e80 <__bss_end__@@Base+0x63b7d0> │ │ │ │ │ - stmdaeq r0, {r0, r1, r4, r5} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38e88 <__bss_end__@@Base+0x63b7d8> │ │ │ │ │ + @ instruction: 0x46206c33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - stmdbvs r5!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr6, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ + rsbscs r6, r2, r1, lsr pc │ │ │ │ │ ldclvs 1, cr6, [r2, #-416]! @ 0xfffffe60 │ │ │ │ │ cmnvs r9, #1776 @ 0x6f0 │ │ │ │ │ ldclvs 14, cr6, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - ldrbtvc r6, [r2], #-1378 @ 0xfffffa9e │ │ │ │ │ + ldrbtvs r6, [r2], -r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38ec8 <__bss_end__@@Base+0x63b818> │ │ │ │ │ - cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38ed0 <__bss_end__@@Base+0x63b820> │ │ │ │ │ + stmdbmi r0!, {r0, r1, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ + rsbvc r4, sp, r3, ror #18 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvs r6, pc, #7104 @ 0x1bc0 │ │ │ │ │ svcvs 0x006e7265 │ │ │ │ │ stmdbvs ip!, {r0, r2, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38f10 <__bss_end__@@Base+0x63b860> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38f18 <__bss_end__@@Base+0x63b868> │ │ │ │ │ + rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d38f24 <__bss_end__@@Base+0x63b874> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d38f2c <__bss_end__@@Base+0x63b87c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - mcrmi 13, 2, r4, cr5, cr8, {3} │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvc r6, [r6], #-1380 @ 0xfffffa9c │ │ │ │ │ svcvs 0x006c7961 │ │ │ │ │ - stclcs 6, cr6, [pc, #-456]! @ d38f30 <__bss_end__@@Base+0x63b880> │ │ │ │ │ - mrcmi 6, 2, r4, cr5, cr2, {1} │ │ │ │ │ + cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38f50 <__bss_end__@@Base+0x63b8a0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38f58 <__bss_end__@@Base+0x63b8a8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbvs r7, [r7, #-869]! @ 0xfffffc9b │ │ │ │ │ - stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ + ldrbtvs r6, [r2], #-356 @ 0xfffffe9c │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ stmdbvs r5!, {r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ strbtvc r6, [lr], -r7, ror #10 │ │ │ │ │ ldrbvs r6, [r5, #-3169]! @ 0xfffff39f │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ d38f84 <__bss_end__@@Base+0x63b8d4> │ │ │ │ │ + smladxmi r0, r2, r6, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38fa0 <__bss_end__@@Base+0x63b8f0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38fa8 <__bss_end__@@Base+0x63b8f8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcvs 0x00697368 │ │ │ │ │ - cmpmi r5, #1845493760 @ 0x6e000000 │ │ │ │ │ + cmnvs r8, r8, ror #6 │ │ │ │ │ + strbtvs r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ - rsbpl r6, ip, sp, ror #2 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d38fe8 <__bss_end__@@Base+0x63b938> │ │ │ │ │ - strtcs r0, [pc], #-3122 @ d391a4 <__bss_end__@@Base+0x63baf4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d38ff0 <__bss_end__@@Base+0x63b940> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvc r6, [r1, -ip, ror #10]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, pc, asr r4 │ │ │ │ │ cmnvc r4, #1616 @ 0x650 │ │ │ │ │ - svcvs 0x0069705f │ │ │ │ │ + stclvs 0, cr7, [r1], #-380 @ 0xfffffe84 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39020 <__bss_end__@@Base+0x63b970> │ │ │ │ │ - cmpmi r5, #816 @ 0x330 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39028 <__bss_end__@@Base+0x63b978> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ cmnvs r6, r2, ror #8 │ │ │ │ │ sbcseq r2, r3, r3, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39060 <__bss_end__@@Base+0x63b9b0> │ │ │ │ │ - rsbcs r7, pc, r2, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39068 <__bss_end__@@Base+0x63b9b8> │ │ │ │ │ + ldrbvc r5, [r2, #-3890]! @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ rsbseq r7, r4, sp, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d390a0 <__bss_end__@@Base+0x63b9f0> │ │ │ │ │ - strbvs r7, [ip, #-1330]! @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d390a8 <__bss_end__@@Base+0x63b9f8> │ │ │ │ │ + cmpvs r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - svcmi 0x00432d32 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ ldrbvs r6, [r2, #-368]! @ 0xfffffe90 │ │ │ │ │ - mcrvs 15, 3, r6, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 30 @ 0x1d0 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d390e8 <__bss_end__@@Base+0x63ba38> │ │ │ │ │ - cmnvs r3, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d390f0 <__bss_end__@@Base+0x63ba40> │ │ │ │ │ + rsbcs r7, r5, r2, lsr r6 │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbmi r6, [r4, #-1388] @ 0xfffffa94 │ │ │ │ │ + cmnvs r5, ip, ror #10 │ │ │ │ │ svcvs 0x0072657a │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - rsbvc r7, r1, #6881280 @ 0x690000 │ │ │ │ │ - ldrbpl r4, [r0], #-3956 @ 0xfffff08c │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39120 <__bss_end__@@Base+0x63ba70> │ │ │ │ │ - streq r0, [pc, #-2098] @ d38aaa <__bss_end__@@Base+0x63b3fa> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39128 <__bss_end__@@Base+0x63ba78> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtpl r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ andeq r6, r0, ip, ror #14 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39170 <__bss_end__@@Base+0x63bac0> │ │ │ │ │ - stmdbvs ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39178 <__bss_end__@@Base+0x63bac8> │ │ │ │ │ + strbtvs r6, [lr], #-2354 @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - svceq 0x00085065 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-380]! @ d391e4 <__bss_end__@@Base+0x63bb34> │ │ │ │ │ - svcpl 0x00454531 │ │ │ │ │ + cmnvs lr, #99614720 @ 0x5f00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d391b8 <__bss_end__@@Base+0x63bb08> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d391c0 <__bss_end__@@Base+0x63bb10> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d391c4 <__bss_end__@@Base+0x63bb14> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d391cc <__bss_end__@@Base+0x63bb1c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvc r6, [lr], #-357 @ 0xfffffe9b │ │ │ │ │ - ldrbpl r2, [r1, #-3443] @ 0xfffff28d │ │ │ │ │ + stclvs 15, cr6, [pc, #-404]! @ d391fc <__bss_end__@@Base+0x63bb4c> │ │ │ │ │ + sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ @ instruction: 0x6d6d7973 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + strbmi r6, [pc, -r3, ror #10] │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d391f0 <__bss_end__@@Base+0x63bb40> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d391f8 <__bss_end__@@Base+0x63bb48> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ d393d4 <__bss_end__@@Base+0x63bd24> │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ d393dc <__bss_end__@@Base+0x63bd2c> │ │ │ │ │ ldrbtvc r6, [r0], #-3935 @ 0xfffff0a1 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39230 <__bss_end__@@Base+0x63bb80> │ │ │ │ │ - @ instruction: 0x512d0531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39238 <__bss_end__@@Base+0x63bb88> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d3940c <__bss_end__@@Base+0x63bd5c> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d39414 <__bss_end__@@Base+0x63bd64> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - stmdaeq lr, {r0, r1, r4, r5, r6, r8, sl, ip, lr}^ │ │ │ │ │ + @ instruction: 0x6769645f │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ d39260 <__bss_end__@@Base+0x63bbb0> │ │ │ │ │ + stclvs 0, cr7, [pc], #-444 @ d39268 <__bss_end__@@Base+0x63bbb8> │ │ │ │ │ ldrbvs r5, [r7, #-3961]! @ 0xfffff087 │ │ │ │ │ strbtvc r6, [r8], #-1897 @ 0xfffff897 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39278 <__bss_end__@@Base+0x63bbc8> │ │ │ │ │ - stmdbeq r1, {r0, r1, r4, r5, r9, sl, fp} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39280 <__bss_end__@@Base+0x63bbd0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - stmdbvc r2!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - mrcmi 12, 3, r6, cr5, cr15, {2} │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvs r8!, {r0, r2, r5, ip, sp, lr}^ │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d392c8 <__bss_end__@@Base+0x63bc18> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d392d0 <__bss_end__@@Base+0x63bc20> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdaeq r5, {r0, r1, r4, r5, r6, sl, ip, lr}^ │ │ │ │ │ + cmnvs lr, #1884160 @ 0x1cc000 │ │ │ │ │ strbvs r7, [r4, #-623]! @ 0xfffffd91 │ │ │ │ │ ldrbvs r6, [r2, #-1906]! @ 0xfffff88e │ │ │ │ │ - ldclvs 4, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ - svcpl 0x00657465 │ │ │ │ │ + ldrbvs r7, [r0, #-1121]! @ 0xfffffb9f │ │ │ │ │ + stmdbvs ip!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39310 <__bss_end__@@Base+0x63bc60> │ │ │ │ │ - stmdaeq r0, {r0, r4, r5} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39318 <__bss_end__@@Base+0x63bc68> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, #1776 @ 0x6f0 │ │ │ │ │ + ldmdbeq r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r6, [r1], #-1382 @ 0xfffffa9a │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39350 <__bss_end__@@Base+0x63bca0> │ │ │ │ │ - strbtvc r6, [r1], #-3377 @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39358 <__bss_end__@@Base+0x63bca8> │ │ │ │ │ + strtmi r0, [ip], #-2353 @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ rsbeq r6, lr, r4, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39390 <__bss_end__@@Base+0x63bce0> │ │ │ │ │ - ldclcs 3, cr5, [r4, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39398 <__bss_end__@@Base+0x63bce8> │ │ │ │ │ + ldrbvc r6, [r4, #-307]! @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ - cmnvs lr, #116, 30 @ 0x1d0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 15, 3, r6, cr14, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbvc r7, [r3, #-865]! @ 0xfffffc9f │ │ │ │ │ sbcseq r6, r3, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d393d0 <__bss_end__@@Base+0x63bd20> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d393d8 <__bss_end__@@Base+0x63bd28> │ │ │ │ │ + strbmi r4, [r4, #-2353] @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d393e4 <__bss_end__@@Base+0x63bd34> │ │ │ │ │ - stmdbmi pc!, {r0, r4, r5, r8, sl, fp} @ │ │ │ │ │ - strbtvc r6, [pc], #-3954 @ d395b8 <__bss_end__@@Base+0x63bf08> │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + strbtvc r6, [pc], #-3954 @ d395c0 <__bss_end__@@Base+0x63bf10> │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr3, {3} │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39418 <__bss_end__@@Base+0x63bd68> │ │ │ │ │ - cmnvs r5, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39420 <__bss_end__@@Base+0x63bd70> │ │ │ │ │ + beq 210dea0 <__bss_end__@@Base+0x1a107f0> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldmdaeq r9, {r0, r1, r4, r5, r6, sl, ip, lr}^ │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ strbtvs r6, [lr], #-374 @ 0xfffffe8a │ │ │ │ │ svcvs 0x006d7265 │ │ │ │ │ svcpl 0x0065646e │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - rsbvs r7, r1, #6881280 @ 0x690000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r9, ror #16 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39468 <__bss_end__@@Base+0x63bdb8> │ │ │ │ │ - sbcseq r2, r3, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39470 <__bss_end__@@Base+0x63bdc0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - rsbscs r6, r2, r1, ror #30 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + stclvs 1, cr6, [sp, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 15, 6, cr5, cr9, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ strbvs r6, [sp, #-366]! @ 0xfffffe92 │ │ │ │ │ rsbvc r6, r5, #6080 @ 0x17c0 │ │ │ │ │ - ldrbvs r6, [r4, #-1383]! @ 0xfffffa99 │ │ │ │ │ + rsbvc r6, r1, #432013312 @ 0x19c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d394b8 <__bss_end__@@Base+0x63be08> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ d39674 <__bss_end__@@Base+0x63bfc4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d394c0 <__bss_end__@@Base+0x63be10> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - stclvs 5, cr6, [pc, #-464]! @ d394d8 <__bss_end__@@Base+0x63be28> │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + subeq r4, r5, #116, 26 @ 0x1d00 │ │ │ │ │ + stccs 15, cr0, [r5, #-24] @ 0xffffffe8 │ │ │ │ │ strbtvc r6, [r5], #-2164 @ 0xfffff78c │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldrbtvc r6, [r5], #-3183 @ 0xfffff391 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbls r6, [lr, -r9, ror #30]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39510 <__bss_end__@@Base+0x63be60> │ │ │ │ │ - rsbcs r6, r5, r3, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39518 <__bss_end__@@Base+0x63be68> │ │ │ │ │ + strtcs r7, [pc], #-819 @ d396d4 <__bss_end__@@Base+0x63c024> │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2794858 <_edata@@Base+0x541858> │ │ │ │ │ + bvc 2794860 <_edata@@Base+0x541860> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - rsbvc r4, r9, r4, asr fp │ │ │ │ │ + @ instruction: 0x512d4b54 │ │ │ │ │ cmnvs r3, #1867776 @ 0x1c8000 │ │ │ │ │ sbcseq r2, r3, r8, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39540 <__bss_end__@@Base+0x63be90> │ │ │ │ │ - stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39548 <__bss_end__@@Base+0x63be98> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ rsbcs r6, lr, r9, ror #30 │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ svcpl 0x00786574 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - blvs 2a550cc <_edata@@Base+0x8020cc> │ │ │ │ │ - svcvs 0x00792065 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39590 <__bss_end__@@Base+0x63bee0> │ │ │ │ │ - eorvc r2, r7, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39598 <__bss_end__@@Base+0x63bee8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r6, r8, r4, asr r5 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - svccs 0x000b7475 │ │ │ │ │ + sbcseq r7, r3, r5, ror r4 │ │ │ │ │ cmpvs pc, r5, ror r3 @ │ │ │ │ │ stmdbvs r9!, {r0, r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr], #-380 @ 0xfffffe84 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + eorpl r0, sp, r9, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d395d8 <__bss_end__@@Base+0x63bf28> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d395e0 <__bss_end__@@Base+0x63bf30> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbvs r7, r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r2, ror r3 │ │ │ │ │ + stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ rsbscs r6, r2, r4, ror pc │ │ │ │ │ cmnvs r6, r8, lsr #10 │ │ │ │ │ strbtvc r7, [r1], #-1388 @ 0xfffffa94 │ │ │ │ │ stcvs 3, cr7, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ ldclcs 6, cr6, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ strbtvs r6, [lr], #-360 @ 0xfffffe98 │ │ │ │ │ strbtvs r7, [r9], #-800 @ 0xfffffce0 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, fp, sp} │ │ │ │ │ + svccs 0x00652965 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39628 <__bss_end__@@Base+0x63bf78> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39630 <__bss_end__@@Base+0x63bf80> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - cmnvs lr, r2, ror #18 │ │ │ │ │ + ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbvs r6, [lr, #-3939]! @ 0xfffff09d │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39658 <__bss_end__@@Base+0x63bfa8> │ │ │ │ │ - ldrbvs r6, [r3, #-3123]! @ 0xfffff3cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39660 <__bss_end__@@Base+0x63bfb0> │ │ │ │ │ + ldclvs 2, cr7, [r4], #-204 @ 0xffffff34 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 27949a0 <_edata@@Base+0x5419a0> │ │ │ │ │ + bvc 27949a8 <_edata@@Base+0x5419a8> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + subpl r4, pc, #84, 22 @ 0x15000 │ │ │ │ │ andeq r7, r0, r6, ror #12 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39688 <__bss_end__@@Base+0x63bfd8> │ │ │ │ │ - @ instruction: 0x56206e33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39690 <__bss_end__@@Base+0x63bfe0> │ │ │ │ │ + cmnvc r5, #13056 @ 0x3300 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ strbtvc r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbtvs r6, [r6], -r3, ror #4 │ │ │ │ │ sbcseq r6, r3, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d396c8 <__bss_end__@@Base+0x63c018> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d396d0 <__bss_end__@@Base+0x63c020> │ │ │ │ │ + ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + cmnvs r3, #1884160 @ 0x1cc000 │ │ │ │ │ rsbvc r6, pc, #7536640 @ 0x730000 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r4, #-2151]! @ 0xfffff799 │ │ │ │ │ cmnvs r0, r4, ror #30 │ │ │ │ │ - mcrvs 8, 3, r6, cr15, cr4, {3} │ │ │ │ │ + strbmi r6, [lr], #-2164 @ 0xfffff78c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39710 <__bss_end__@@Base+0x63c060> │ │ │ │ │ - ldrbtvc r6, [r3], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39718 <__bss_end__@@Base+0x63c068> │ │ │ │ │ + ldrbeq r7, [r3, #-2355]! @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ @ instruction: 0x665f7978 │ │ │ │ │ rsbeq r6, r5, r9, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39750 <__bss_end__@@Base+0x63c0a0> │ │ │ │ │ - subpl r4, pc, #800 @ 0x320 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39758 <__bss_end__@@Base+0x63c0a8> │ │ │ │ │ + @ instruction: 0x67657432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ rsbvc r6, r1, pc, asr ip │ │ │ │ │ strbvs r6, [r3, #-364]! @ 0xfffffe94 │ │ │ │ │ - ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ + strbpl r5, [pc], #-1395 @ d39944 <__bss_end__@@Base+0x63c294> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39790 <__bss_end__@@Base+0x63c0e0> │ │ │ │ │ - @ instruction: 0x67656432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39798 <__bss_end__@@Base+0x63c0e8> │ │ │ │ │ + strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbmi r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ + cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ strbtvs r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ rsbscs r6, r3, r5, ror #6 │ │ │ │ │ - mrcvs 1, 1, r3, cr14, cr12, {1} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + eorsvs r3, lr, #60, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d397c8 <__bss_end__@@Base+0x63c118> │ │ │ │ │ - @ instruction: 0x66666933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d397d0 <__bss_end__@@Base+0x63c120> │ │ │ │ │ + strbtvc r6, [r1], #-2355 @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - rsbsvc r6, r2, lr, ror #10 │ │ │ │ │ + ldrbpl r2, [r1, #-3438] @ 0xfffff292 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvs r6, pc, #7104 @ 0x1bc0 │ │ │ │ │ rsbvc r7, r1, #105 @ 0x69 │ │ │ │ │ ldrbvs r6, [r4, #-2420]! @ 0xfffff68c │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - subspl r6, r2, #112, 16 @ 0x700000 │ │ │ │ │ + mcrvs 8, 3, r6, cr15, cr0, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39808 <__bss_end__@@Base+0x63c158> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39810 <__bss_end__@@Base+0x63c160> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbsvc r7, r4, r8, ror #6 │ │ │ │ │ - mcrvs 4, 3, r6, cr5, cr15, {2} │ │ │ │ │ + cmpvs pc, #104, 6 @ 0xa0000001 │ │ │ │ │ + strbtvs r6, [r6], -pc, ror #10 │ │ │ │ │ cmpvs pc, r4, ror r2 @ │ │ │ │ │ stmdbvc r1!, {r1, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ svcpl 0x0073615f │ │ │ │ │ - svccs 0x00666572 │ │ │ │ │ + stmdbvs r6!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39850 <__bss_end__@@Base+0x63c1a0> │ │ │ │ │ - @ instruction: 0x56565432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39858 <__bss_end__@@Base+0x63c1a8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdavs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbvc r6, lr, #420 @ 0x1a4 │ │ │ │ │ cdpvs 4, 6, cr7, cr1, cr1, {3} │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - @ instruction: 0x56565474 │ │ │ │ │ + stmdbvs lr!, {r2, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d398a0 <__bss_end__@@Base+0x63c1f0> │ │ │ │ │ - stmdbne sp, {r0, r1, r4, r5, r8, sl, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d398a8 <__bss_end__@@Base+0x63c1f8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ cmnvs r4, r0, lsr #2 │ │ │ │ │ strbvc r2, [r6, #-110] @ 0xffffff92 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbsvc r6, r3, pc, ror #28 │ │ │ │ │ cmnvs sp, r4, ror #18 │ │ │ │ │ ldmdbvs pc, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ @ │ │ │ │ │ rsbvc r7, pc, #109 @ 0x6d │ │ │ │ │ - stccs 15, cr0, [r5, #-464] @ 0xfffffe30 │ │ │ │ │ + cmnvs r4, #116, 2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d398d8 <__bss_end__@@Base+0x63c228> │ │ │ │ │ - stclmi 13, cr2, [r9, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d398e0 <__bss_end__@@Base+0x63c230> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ subsvs r7, pc, #108, 10 @ 0x1b000000 │ │ │ │ │ cmnvc fp, #-2080374783 @ 0x84000001 │ │ │ │ │ - svcmi 0x00446275 │ │ │ │ │ - strbmi r5, [sp, #-1347] @ 0xfffffabd │ │ │ │ │ + cmnvc pc, #1342177287 @ 0x50000007 │ │ │ │ │ + cmnvs r4, r0, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39920 <__bss_end__@@Base+0x63c270> │ │ │ │ │ - strbpl r5, [r6, #-1587] @ 0xfffff9cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39928 <__bss_end__@@Base+0x63c278> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - rsbscs r6, r2, r1, ror #30 │ │ │ │ │ - stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ + stcmi 3, cr7, [ip, #-388]! @ 0xfffffe7c │ │ │ │ │ + ldmdalt r1, {r0, r1, r6} │ │ │ │ │ smcvs 22323 @ 0x5733 │ │ │ │ │ rsbeq r6, r8, r2, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39968 <__bss_end__@@Base+0x63c2b8> │ │ │ │ │ - streq r0, [pc, #-2099] @ d392f1 <__bss_end__@@Base+0x63bc41> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39970 <__bss_end__@@Base+0x63c2c0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr7, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldclvs 5, cr6, [r9], #-476 @ 0xfffffe24 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39998 <__bss_end__@@Base+0x63c2e8> │ │ │ │ │ - strbvs r6, [lr, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d399a0 <__bss_end__@@Base+0x63c2f0> │ │ │ │ │ + rsbvc r6, r2, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ cmnvs lr, #1556480 @ 0x17c000 │ │ │ │ │ ldclvs 13, cr6, [r0], #-444 @ 0xfffffe44 │ │ │ │ │ svcpl 0x00657465 │ │ │ │ │ strbvc r6, [r7, #-1394]! @ 0xfffffa8e │ │ │ │ │ ldmdbvs r2!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbvs r6, r4, #511705088 @ 0x1e800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, r4, sl, ror r5 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d399f0 <__bss_end__@@Base+0x63c340> │ │ │ │ │ - rsbseq r6, r3, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d399f8 <__bss_end__@@Base+0x63c348> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ ldclvs 0, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ sbcseq r3, r3, r9, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39a28 <__bss_end__@@Base+0x63c378> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39a30 <__bss_end__@@Base+0x63c380> │ │ │ │ │ + ldrbpl r4, [r3], #-1330 @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ rsbsvc r6, r0, r3, ror #2 │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ - eorscs r3, lr, ip, lsr r1 │ │ │ │ │ - strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ + ldmdbvs lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39a78 <__bss_end__@@Base+0x63c3c8> │ │ │ │ │ - cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39a80 <__bss_end__@@Base+0x63c3d0> │ │ │ │ │ + rsbvc r6, r7, #213909504 @ 0xcc00000 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2794dc0 <_edata@@Base+0x541dc0> │ │ │ │ │ + bvc 2794dc8 <_edata@@Base+0x541dc8> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + svceq 0x00454b54 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ rsbscc r6, r9, #108, 2 │ │ │ │ │ - cmnvs lr, #100, 10 @ 0x19000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39ab0 <__bss_end__@@Base+0x63c400> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39ab8 <__bss_end__@@Base+0x63c408> │ │ │ │ │ + rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - svceq 0x0079616c │ │ │ │ │ - strmi r2, [r4, #-3846]! @ 0xfffff0fa │ │ │ │ │ + ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ rsbvc r7, r5, #99614720 @ 0x5f00000 │ │ │ │ │ strbvs r6, [r3, #-2420]! @ 0xfffff68c │ │ │ │ │ - tsteq pc, r3, ror r9 @ │ │ │ │ │ + svcvs 0x00656773 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39af8 <__bss_end__@@Base+0x63c448> │ │ │ │ │ - eorpl r6, r0, #-872415232 @ 0xcc000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39b00 <__bss_end__@@Base+0x63c450> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ d39b40 <__bss_end__@@Base+0x63c490> │ │ │ │ │ + ldmdbpl r2, {r0, r1, r4, r5, r8, sl, lr}^ │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - bvs 2a14278 <_edata@@Base+0x7c1278> │ │ │ │ │ + bvs 2a14280 <_edata@@Base+0x7c1280> │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ strbtvc r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + svceq 0x00747570 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39b48 <__bss_end__@@Base+0x63c498> │ │ │ │ │ - mcrvs 3, 3, r6, cr15, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39b50 <__bss_end__@@Base+0x63c4a0> │ │ │ │ │ + eorpl r0, pc, r1, lsr r7 @ │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d39b4c <__bss_end__@@Base+0x63c49c> │ │ │ │ │ - svceq 0x00455433 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ svcvs 0x006f725f │ │ │ │ │ rsbvs r5, r1, #116, 30 @ 0x1d0 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39b80 <__bss_end__@@Base+0x63c4d0> │ │ │ │ │ - rsbvs r7, pc, #268435459 @ 0x10000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39b88 <__bss_end__@@Base+0x63c4d8> │ │ │ │ │ + svceq 0x00455431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ - blvs 26122f8 <_edata@@Base+0x3bf2f8> │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ + blvs 2612300 <_edata@@Base+0x3bf300> │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39bd0 <__bss_end__@@Base+0x63c520> │ │ │ │ │ - stmdaeq r0, {r1, r4, r5} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39bd8 <__bss_end__@@Base+0x63c528> │ │ │ │ │ + uqasxvc r6, ip, r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ cmnvc fp, #-2080374783 @ 0x84000001 │ │ │ │ │ rsbeq r6, lr, r9, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39c10 <__bss_end__@@Base+0x63c560> │ │ │ │ │ - cmnvs r5, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39c18 <__bss_end__@@Base+0x63c568> │ │ │ │ │ + ldrbpl r5, [r5], #-49 @ 0xffffffcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d39c24 <__bss_end__@@Base+0x63c574> │ │ │ │ │ - strbvs r7, [ip, #-51]! @ 0xffffffcd │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdbvs r7!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ sbcseq r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39c50 <__bss_end__@@Base+0x63c5a0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39c58 <__bss_end__@@Base+0x63c5a8> │ │ │ │ │ + strbvs r6, [lr, #-2354]! @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvc r6, r3, #1680 @ 0x690 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 7, 6, cr6, cr9, cr14, {3} │ │ │ │ │ - @ instruction: 0x76726574 │ │ │ │ │ + cmnpl r3, #28835840 @ 0x1b80000 │ │ │ │ │ + stclcs 13, cr4, [r5, #-316] @ 0xfffffec4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39c90 <__bss_end__@@Base+0x63c5e0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39c98 <__bss_end__@@Base+0x63c5e8> │ │ │ │ │ + svceq 0x00090031 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdavs r4!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + eorvc r7, r0, r5, ror #6 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ - blvs 28d2444 <_edata@@Base+0x67f444> │ │ │ │ │ + blvs 28d244c <_edata@@Base+0x67f44c> │ │ │ │ │ ldclvs 3, cr7, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - cmnvs r9, pc, ror #26 │ │ │ │ │ + adcseq r1, ip, r2, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39cd8 <__bss_end__@@Base+0x63c628> │ │ │ │ │ - stmdbvs r8!, {r0, r1, r4, r5, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39ce0 <__bss_end__@@Base+0x63c630> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #115 @ 0x73 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ d39d04 <__bss_end__@@Base+0x63c654> │ │ │ │ │ + streq r0, [pc, #-2097] @ d396a3 <__bss_end__@@Base+0x63bff3> │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ @ instruction: 0x765f6576 │ │ │ │ │ ldrbvs r7, [r4, #-613]! @ 0xfffffd9b │ │ │ │ │ - @ instruction: 0x6e6f6978 │ │ │ │ │ + cmpvs r6, r8, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39d30 <__bss_end__@@Base+0x63c680> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39d38 <__bss_end__@@Base+0x63c688> │ │ │ │ │ + ldrbtvc r6, [r3], #-307 @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldclvs 3, cr7, [r2], #-416 @ 0xfffffe60 │ │ │ │ │ - svcpl 0x006e6f73 │ │ │ │ │ + subpl r7, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + svceq 0x00082a4f │ │ │ │ │ stmdbvs lr!, {r0, r2, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ sbcseq r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39d70 <__bss_end__@@Base+0x63c6c0> │ │ │ │ │ - stmdaeq r5, {r0, r1, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39d78 <__bss_end__@@Base+0x63c6c8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cmnvs r2, r5, ror #14 │ │ │ │ │ - teqmi r5, #108, 6 @ 0xb0000001 │ │ │ │ │ + cmnvs r7, #423624704 @ 0x19400000 │ │ │ │ │ + ldrbvs r6, [r4, #-3695]! @ 0xfffff191 │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - rsbvc r7, r3, #-268435450 @ 0xf0000006 │ │ │ │ │ - svcvs 0x0074206f │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39dc0 <__bss_end__@@Base+0x63c710> │ │ │ │ │ - strtvc r7, [r0], #-819 @ 0xfffffccd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39dc8 <__bss_end__@@Base+0x63c718> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ @ instruction: 0x5320726f │ │ │ │ │ rsbscs r6, r3, r5, ror sp │ │ │ │ │ @ instruction: 0x7320666f │ │ │ │ │ @ instruction: 0x61206e69 │ │ │ │ │ @ instruction: 0x6320646e │ │ │ │ │ strtmi r7, [r0], -pc, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - stmdbeq pc, {r2, r4, r6, r8, sl, lr} @ │ │ │ │ │ + sbcseq r2, r3, r4, ror r9 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ rsbvc r6, pc, #120586240 @ 0x7300000 │ │ │ │ │ ldmdbvc r8!, {r0, r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x432d0e31 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39e08 <__bss_end__@@Base+0x63c758> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d39fc8 <__bss_end__@@Base+0x63c918> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39e10 <__bss_end__@@Base+0x63c760> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d39fd0 <__bss_end__@@Base+0x63c920> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvc r4!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldclmi 14, cr6, [r3, #-444]! @ 0xfffffe44 │ │ │ │ │ + ldrbvc r6, [pc, #-1392] @ d39a78 <__bss_end__@@Base+0x63c3c8> │ │ │ │ │ + sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39e38 <__bss_end__@@Base+0x63c788> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39e40 <__bss_end__@@Base+0x63c790> │ │ │ │ │ + svceq 0x00545332 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r8, #108, 26 @ 0x1b00 │ │ │ │ │ rsbseq r6, r2, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39e70 <__bss_end__@@Base+0x63c7c0> │ │ │ │ │ - rsbsvc r6, r4, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39e78 <__bss_end__@@Base+0x63c7c8> │ │ │ │ │ + stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbvs r7, r1, #536870918 @ 0x20000006 │ │ │ │ │ + cmnpl r1, #536870918 @ 0x20000006 │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #1776 @ 0x6f0 │ │ │ │ │ - cmpvc pc, #25856 @ 0x6500 │ │ │ │ │ + cdpvs 14, 6, cr6, cr15, cr15, {3} │ │ │ │ │ + ldmdbvc r2!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39ec8 <__bss_end__@@Base+0x63c818> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39ed0 <__bss_end__@@Base+0x63c820> │ │ │ │ │ + strbpl r5, [pc], #-1331 @ d3a08c <__bss_end__@@Base+0x63c9dc> │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2795210 <_edata@@Base+0x542210> │ │ │ │ │ + bvc 2795218 <_edata@@Base+0x542218> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - cmpvs r6, r4, asr fp │ │ │ │ │ + rsbscs r4, r3, r4, asr fp │ │ │ │ │ cdpvs 3, 6, cr7, cr9, cr1, {3} │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39ef8 <__bss_end__@@Base+0x63c848> │ │ │ │ │ - sbcseq r7, r3, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39f00 <__bss_end__@@Base+0x63c850> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d39f00 <__bss_end__@@Base+0x63c850> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ d39f08 <__bss_end__@@Base+0x63c858> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stclvs 3, cr7, [r1, #-440]! @ 0xfffffe48 │ │ │ │ │ + @ instruction: 0x532c736e │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ svcpl 0x0065736f │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d39f24 <__bss_end__@@Base+0x63c874> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39f48 <__bss_end__@@Base+0x63c898> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39f50 <__bss_end__@@Base+0x63c8a0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - strbvs r7, [r9, -r5, ror #4]! │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d39f78 <__bss_end__@@Base+0x63c8c8> │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ svcvs 0x00687369 │ │ │ │ │ sbcseq r2, r3, r7, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39f90 <__bss_end__@@Base+0x63c8e0> │ │ │ │ │ - mrcvs 6, 3, r4, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39f98 <__bss_end__@@Base+0x63c8e8> │ │ │ │ │ + strbpl r7, [pc], #-818 @ d3a154 <__bss_end__@@Base+0x63caa4> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvs pc, #1605632 @ 0x188000 │ │ │ │ │ - rsbscs r6, r2, lr, ror #30 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + strbtvs r7, [lr], #-878 @ 0xfffffc92 │ │ │ │ │ + bcc 2cc227c <_edata@@Base+0xa6f27c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d39fe0 <__bss_end__@@Base+0x63c930> │ │ │ │ │ - sbcseq r6, r3, r1, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d39fe8 <__bss_end__@@Base+0x63c938> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr5, cr14, {3} │ │ │ │ │ + svceq 0x0009736e │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-396]! @ d3a05c <__bss_end__@@Base+0x63c9ac> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a038 <__bss_end__@@Base+0x63c988> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a040 <__bss_end__@@Base+0x63c990> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - @ instruction: 0x512d736e │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldrbvs r6, [r4, #-370]! @ 0xfffffe8e │ │ │ │ │ mcrvs 0, 3, r7, cr1, cr8, {3} │ │ │ │ │ - stclcs 6, cr6, [pc, #-400]! @ d3a0a0 <__bss_end__@@Base+0x63c9f0> │ │ │ │ │ - stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ + cmnvs lr, #100, 10 @ 0x19000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a088 <__bss_end__@@Base+0x63c9d8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a090 <__bss_end__@@Base+0x63c9e0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtpl r6, [r3], #-3169 @ 0xfffff39f │ │ │ │ │ + rsbseq r6, r3, r1, ror #24 │ │ │ │ │ strbvs r6, [sp, #-371]! @ 0xfffffe8d │ │ │ │ │ rsbseq r7, r9, pc, asr r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a0c8 <__bss_end__@@Base+0x63ca18> │ │ │ │ │ - stcmi 2, cr0, [ip, #-196]! @ 0xffffff3c │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d3a288 <__bss_end__@@Base+0x63cbd8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a0d0 <__bss_end__@@Base+0x63ca20> │ │ │ │ │ + bvc 2795350 <_edata@@Base+0x542350> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d3a290 <__bss_end__@@Base+0x63cbe0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ mcrvs 12, 3, r6, cr1, cr0, {3} │ │ │ │ │ - ldrbvs r7, [pc, #-609] @ d3a03b <__bss_end__@@Base+0x63c98b> │ │ │ │ │ + ldrbvs r7, [pc, #-609] @ d3a043 <__bss_end__@@Base+0x63c993> │ │ │ │ │ strbtvs r6, [r5], #-621 @ 0xfffffd93 │ │ │ │ │ strbvs r6, [lr, -r4, ror #18]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a0f8 <__bss_end__@@Base+0x63ca48> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a100 <__bss_end__@@Base+0x63ca50> │ │ │ │ │ + subpl r5, pc, #-872415232 @ 0xcc000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ d3a140 <__bss_end__@@Base+0x63ca90> │ │ │ │ │ + strtmi r5, [sp], #-51 @ 0xffffffcd │ │ │ │ │ strbtvs r6, [r7], -r1, ror #24 │ │ │ │ │ sbcseq r6, r3, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a138 <__bss_end__@@Base+0x63ca88> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a140 <__bss_end__@@Base+0x63ca90> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ - stclvs 14, cr6, [pc, #-420]! @ d3a188 <__bss_end__@@Base+0x63cad8> │ │ │ │ │ - cdpvs 1, 6, cr6, cr12, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + stclvs 14, cr6, [pc, #-420]! @ d3a190 <__bss_end__@@Base+0x63cae0> │ │ │ │ │ + rsbvs r6, ip, #1073741850 @ 0x4000001a │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a188 <__bss_end__@@Base+0x63cad8> │ │ │ │ │ - rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a190 <__bss_end__@@Base+0x63cae0> │ │ │ │ │ + ldrbmi r6, [r3, #-3634]! @ 0xfffff1ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svcmi 0x00557365 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ smcvs 38692 @ 0x9724 │ │ │ │ │ ldclvs 7, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ - bvc 2796cfc <_edata@@Base+0x543cfc> │ │ │ │ │ - cmpvs r6, r5, rrx │ │ │ │ │ + bvc 2796d04 <_edata@@Base+0x543d04> │ │ │ │ │ + rsbscs r6, r3, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a1d0 <__bss_end__@@Base+0x63cb20> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a1d8 <__bss_end__@@Base+0x63cb28> │ │ │ │ │ + stccc 1, cr0, [sp], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbcs r7, r1, r2, ror #4 │ │ │ │ │ + rsbvs r7, r1, #536870918 @ 0x20000006 │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ - strtpl r7, [r0], #-622 @ 0xfffffd92 │ │ │ │ │ - rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ + stmdbmi r4, {r1, r2, r3, r5, r6, sl, sp}^ │ │ │ │ │ + svcmi 0x00534956 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a228 <__bss_end__@@Base+0x63cb78> │ │ │ │ │ - cmnvs r1, #268435459 @ 0x10000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a230 <__bss_end__@@Base+0x63cb80> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbsvs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ svcvs 0x0072657a │ │ │ │ │ rsbseq r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a268 <__bss_end__@@Base+0x63cbb8> │ │ │ │ │ - stcmi 15, cr2, [r4, #-204]! @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a270 <__bss_end__@@Base+0x63cbc0> │ │ │ │ │ + stmdbvs r7!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cdpvs 2, 6, cr5, cr1, cr1, {3} │ │ │ │ │ - rsbcs r6, sp, r4, ror #30 │ │ │ │ │ + ldmdbvs r2!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbtvc r7, [r2], -r3, ror #10 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvc r5, #116, 24 @ 0x7400 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a2c0 <__bss_end__@@Base+0x63cc10> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a2c8 <__bss_end__@@Base+0x63cc18> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ andeq r7, r0, r5, lsr #6 │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a2e8 <__bss_end__@@Base+0x63cc38> │ │ │ │ │ - cmnvs r9, r1, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a2f0 <__bss_end__@@Base+0x63cc40> │ │ │ │ │ + streq r0, [pc, #-2353] @ d39b7b <__bss_end__@@Base+0x63c4cb> │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ sbcseq r2, r3, r8, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a310 <__bss_end__@@Base+0x63cc60> │ │ │ │ │ - @ instruction: 0x56565432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a318 <__bss_end__@@Base+0x63cc68> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ rsbcc r6, r5, #25856 @ 0x6500 │ │ │ │ │ rsbeq r7, r9, r0, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d3a328 <__bss_end__@@Base+0x63cc78> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d3a330 <__bss_end__@@Base+0x63cc80> │ │ │ │ │ + rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ rsbcc r7, r9, #112, 10 @ 0x1c000000 │ │ │ │ │ rsbeq r6, r5, r5, ror #24 │ │ │ │ │ - cmnvc r1, #-1879048186 @ 0x90000006 │ │ │ │ │ - sbcseq r2, r3, r5, ror #20 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strtvs r3, [r0], -ip, ror #20 │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ @ instruction: 0x6c616972 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r7, lr, ror #10 │ │ │ │ │ @@ -1546539,15 +1546769,15 @@ │ │ │ │ │ @ instruction: 0x31207374 │ │ │ │ │ andeq r7, r0, r0, lsr #26 │ │ │ │ │ eorvc r7, r0, r0, lsr #22 │ │ │ │ │ strbtvc r6, [lr], #-2415 @ 0xfffff691 │ │ │ │ │ ldrbvs r6, [sl, #-2419]! @ 0xfffff68d │ │ │ │ │ rsbcs r7, r6, r0, lsr #28 │ │ │ │ │ andeq r0, r0, sp, ror r0 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ eorvc r7, r0, r0, lsr #22 │ │ │ │ │ strbtvc r6, [lr], #-2415 @ 0xfffff691 │ │ │ │ │ ldrbvs r6, [sl, #-2419]! @ 0xfffff68d │ │ │ │ │ stcvc 3, cr3, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x63207b20 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ rsbcs r7, r1, r0, lsr #28 │ │ │ │ │ @@ -1546564,15 +1546794,15 @@ │ │ │ │ │ mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ @ instruction: 0x31207374 │ │ │ │ │ sbcseq r7, r3, r0, lsr #26 │ │ │ │ │ @ instruction: 0x6c207b20 │ │ │ │ │ strbvc r6, [r5, -r9, ror #28]! │ │ │ │ │ ldmdavs r4!, {r0, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ rsbcs r7, r6, r0, lsr #28 │ │ │ │ │ - @ instruction: 0xf7df487d │ │ │ │ │ + uxtablt r5, r0, sp, ror #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eorvc r7, r0, r0, lsr #22 │ │ │ │ │ strbtvc r6, [lr], #-2415 @ 0xfffff691 │ │ │ │ │ ldrbvs r6, [sl, #-2419]! @ 0xfffff68d │ │ │ │ │ rsbcs r7, r6, r0, lsr #28 │ │ │ │ │ andeq r0, r0, sp, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1546613,15 +1546843,15 @@ │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ subeq r2, sl, r3, ror lr │ │ │ │ │ cmnvs lr, lr, ror r6 │ │ │ │ │ svcvs 0x00637b20 │ │ │ │ │ cmnvc r2, #108, 30 @ 0x1b0 │ │ │ │ │ stclvs 8, cr6, [r5, #-396]! @ 0xfffffe74 │ │ │ │ │ strbvc r2, [r8, #-101]! @ 0xffffff9b │ │ │ │ │ - @ instruction: 0xf7df7d65 │ │ │ │ │ + strbtlt r7, [r0], r5, ror #26 │ │ │ │ │ ldmdagt r3, {r1, sl, ip, sp} │ │ │ │ │ svclt 0x00cfdfd0 │ │ │ │ │ stcvc 4, cr2, [r7, #404] @ 0x194 │ │ │ │ │ svccc 0x003fd163 │ │ │ │ │ @ instruction: 0xf9adb861 │ │ │ │ │ cdplt 13, 13, cr13, cr6, cr9, {1} │ │ │ │ │ mrcvc 12, 5, r9, cr0, cr12, {7} │ │ │ │ │ @@ -1547729,27 +1547959,27 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ sbcseq sp, r3, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq sl, [ip], r8 │ │ │ │ │ + adcseq sl, ip, r0, asr #28 │ │ │ │ │ smulleq r1, r8, r1, sp │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, ror #13 │ │ │ │ │ ldrdeq r2, [r8], #53 @ 0x35 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq sl, [pc], r0 │ │ │ │ │ + adcseq sl, pc, r8, asr #17 │ │ │ │ │ sbceq r1, r8, r1, asr #27 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, ror #14 │ │ │ │ │ sbceq r2, r8, r1, lsl #7 │ │ │ │ │ @@ -1547795,33 +1548025,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ sbceq r2, r8, r1, asr #13 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r0, asr #18 │ │ │ │ │ + adcseq r8, pc, r8, asr #17 │ │ │ │ │ sbceq r2, r8, sp, ror #3 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq r4, [pc], r0 │ │ │ │ │ strdeq r1, [r8], #213 @ 0xd5 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r0, r0, lsr r5 │ │ │ │ │ + sbceq r3, r0, r8, lsl #10 │ │ │ │ │ sbceq r2, r8, sp, lsl #3 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, lsl ip @ │ │ │ │ │ + umlalseq r4, pc, r8, fp @ │ │ │ │ │ sbceq r2, r8, sp, lsr #2 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, r7, r0, asr sp │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1547849,15 +1548079,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq sl, pc, r8, fp @ │ │ │ │ │ sbceq r1, r8, r9, asr #31 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r8, lsl #15 │ │ │ │ │ + adcseq r9, fp, r0, ror #14 │ │ │ │ │ sbceq r1, r8, r5, ror pc │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1547866,27 +1548096,27 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, ip, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, asr r0 │ │ │ │ │ + adcseq r9, sl, r0, lsr r0 │ │ │ │ │ sbceq r1, r8, r1, lsr #30 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, ror r8 @ │ │ │ │ │ sbceq r1, r8, r9, asr #29 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r1, r0, r0, lsr #7 │ │ │ │ │ smulleq r3, r5, r9, sp │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1547967,15 +1548197,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, ip, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r0, ror #19 │ │ │ │ │ + ldrhteq r8, [pc], r8 │ │ │ │ │ strheq r2, [r5], #37 @ 0x25 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1548015,15 +1548245,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, ror #13 │ │ │ │ │ sbceq r0, r5, r9, lsl #15 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, asr #2 │ │ │ │ │ + sbceq r0, r2, r0, lsr #2 │ │ │ │ │ sbceq r4, r5, r5, lsr r9 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1548033,15 +1548263,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r1, [ip], r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r0, asr r8 │ │ │ │ │ + sbceq r2, r2, r8, lsr #16 │ │ │ │ │ sbceq r4, r5, r1, asr #12 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1548170,15 +1548400,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r8, lsl #10 │ │ │ │ │ sbceq r5, r5, r5, ror #21 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r0, lsl #11 │ │ │ │ │ + adcseq fp, pc, r8, asr r5 @ │ │ │ │ │ sbceq r3, r5, sp, ror r9 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1548194,15 +1548424,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r0, asr r8 │ │ │ │ │ sbceq r4, r5, r5, lsr #31 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r7, r2, r8, r1 │ │ │ │ │ + sbceq r7, r2, r0, asr #3 │ │ │ │ │ sbceq r5, r5, r9, lsr #8 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1548326,15 +1548556,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, asr r0 │ │ │ │ │ sbceq r1, r8, r1, lsr #28 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r8, lsr #26 │ │ │ │ │ + sbceq r1, r2, r0, lsl #26 │ │ │ │ │ sbceq r0, r5, r9, ror #15 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r8, asr sl │ │ │ │ │ sbceq r0, r5, r1, lsl r8 │ │ │ │ │ @@ -1548356,15 +1548586,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r8, lsl #30 │ │ │ │ │ sbceq r2, r5, r1, ror #12 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r0, lsl #16 │ │ │ │ │ + ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ sbceq r3, r5, r5, lsr #17 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r0, lsr #2 │ │ │ │ │ sbceq r5, r5, r9, asr #23 │ │ │ │ │ @@ -1548428,27 +1548658,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r4, r3, r8, asr #27 │ │ │ │ │ sbceq r3, r5, sp, asr r2 │ │ │ │ │ sbcseq ip, r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r0, [r0], #160 @ 0xa0 │ │ │ │ │ + strdeq r0, [r0], #168 @ 0xa8 │ │ │ │ │ sbceq r2, r8, r1, lsl #10 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r0, r0, r0, lr @ │ │ │ │ │ + sbceq r0, r0, r8, ror #28 │ │ │ │ │ sbceq r2, r8, sp, ror r4 │ │ │ │ │ adcseq r7, pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ eoreq r0, sl, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r8, lsr #21 │ │ │ │ │ + ldrshteq r9, [fp], r8 │ │ │ │ │ sbceq r6, r8, r1, lsl #24 │ │ │ │ │ adcseq r6, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r8, lsr #11 │ │ │ │ │ sbceq r6, r8, sp, asr #22 │ │ │ │ │ @@ -1548506,15 +1548736,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrhteq sp, [r7], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq pc, r6, r0, lsl r8 @ │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, lsr #16 │ │ │ │ │ + strheq lr, [r1], #112 @ 0x70 │ │ │ │ │ sbceq r8, sp, r9, lsr #29 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, r6, r0, ror #20 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1548710,15 +1548940,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r8, lsr #6 │ │ │ │ │ ldrhteq fp, [fp], #-217 @ 0xffffff27 │ │ │ │ │ ldrsbeq ip, [r3], #208 @ 0xd0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, lsl #10 │ │ │ │ │ + umlalseq sl, sp, r0, r4 │ │ │ │ │ ldrdeq r7, [sp], #49 @ 0x31 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ ldrsbteq sl, [r8], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1548728,15 +1548958,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, r7, r8, lsl #13 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrdeq pc, [r6], #136 @ 0x88 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsr #12 │ │ │ │ │ + sbceq sp, r2, r8, asr #12 │ │ │ │ │ sbceq r9, fp, r5, ror #6 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq ip, r6, r8, asr #24 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1548951,27 +1549181,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ @ instruction: 0x007efa90 │ │ │ │ │ muleq r0, fp, r2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @ instruction: 0x007efc9c │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq fp, r2, r0, ror #29 │ │ │ │ │ strdeq r8, [sp], #225 @ 0xe1 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ ldrshteq ip, [r6], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, ip, r0, ror #31 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r8, lsr #16 │ │ │ │ │ + sbceq r1, r2, r0, lsl #16 │ │ │ │ │ smulleq r3, lr, r9, r9 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1549539,27 +1549769,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, lsl #16 │ │ │ │ │ sbceq sl, r6, r1, ror #25 │ │ │ │ │ ldrsheq sp, [r3], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq ip, [pc], r8 │ │ │ │ │ + adcseq ip, pc, r8, asr #22 │ │ │ │ │ sbceq sl, r6, sp, lsl #25 │ │ │ │ │ ldrsheq sp, [r3], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq r4, [pc], r0 │ │ │ │ │ sbceq sl, r6, r9, lsr ip │ │ │ │ │ ldrsheq sp, [r3], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq fp, pc, r8, r1 @ │ │ │ │ │ + adcseq fp, pc, r0, ror r1 @ │ │ │ │ │ sbceq sl, r6, r5, asr #23 │ │ │ │ │ ldrsheq sp, [r3], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq ip, r8, r8, lsr r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1549700,15 +1549930,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrsbteq r7, [r7], r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r9, ip, r0, ror #31 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ sbceq sp, fp, sp, lsl sl │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, lsr #17 │ │ │ │ │ smulleq r8, fp, sp, r3 │ │ │ │ │ @@ -1549730,21 +1549960,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, asr #27 │ │ │ │ │ sbceq lr, fp, sp, ror #3 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, ror r3 │ │ │ │ │ + sbceq r9, r2, r0, lsr #7 │ │ │ │ │ sbceq lr, fp, r5, lsr r1 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, lsr #2 │ │ │ │ │ + sbceq r3, r2, r8, asr #2 │ │ │ │ │ sbceq lr, fp, sp, ror r0 │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r0, lsr r0 │ │ │ │ │ sbceq sp, fp, r5, asr #31 │ │ │ │ │ @@ -1549775,15 +1550005,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r6, r8, r0, ror r3 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r6, lr, r8, lsl ip │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, asr pc │ │ │ │ │ + sbceq r0, r2, r0, lsl #31 │ │ │ │ │ smulleq sp, fp, sp, sp │ │ │ │ │ sbcseq r6, r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, ror r6 │ │ │ │ │ sbceq sp, fp, r5, ror #25 │ │ │ │ │ @@ -1550015,15 +1550245,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r4, r8, r8, lsl r2 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addseq r5, r7, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, asr sp │ │ │ │ │ + sbceq ip, r2, r0, lsl #26 │ │ │ │ │ rsbseq r5, fp, r1, asr #31 │ │ │ │ │ sbcseq lr, r3, r8, ror r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r0, ror fp @ │ │ │ │ │ sbceq r1, r9, r9, lsr #19 │ │ │ │ │ @@ -1550315,15 +1550545,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r8, lsr #21 │ │ │ │ │ ldrdeq r5, [r7], #245 @ 0xf5 │ │ │ │ │ sbcseq lr, r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, ror #3 │ │ │ │ │ + adcseq sp, pc, r0, asr #3 │ │ │ │ │ sbceq r5, r7, sp, lsr pc │ │ │ │ │ sbcseq lr, r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, lsl #20 │ │ │ │ │ sbceq r5, r7, r5, ror #29 │ │ │ │ │ @@ -1550369,15 +1550599,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r5, [r7], #189 @ 0xbd │ │ │ │ │ sbcseq lr, r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r0, asr #28 │ │ │ │ │ + adcseq lr, pc, r8, lsl lr @ │ │ │ │ │ sbceq r5, r7, r5, asr #31 │ │ │ │ │ sbcseq lr, r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8, lsr r7 @ │ │ │ │ │ strheq r5, [r7], #245 @ 0xf5 │ │ │ │ │ @@ -1550399,21 +1550629,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq r9, [sl], r0 │ │ │ │ │ sbceq r5, r7, r9, asr #22 │ │ │ │ │ sbcseq lr, r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, lsl #26 │ │ │ │ │ + ldrsbteq r9, [pc], r8 │ │ │ │ │ strheq r5, [r7], #165 @ 0xa5 │ │ │ │ │ sbcseq lr, r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r8, lsl #30 │ │ │ │ │ + adcseq fp, pc, r0, ror #29 │ │ │ │ │ sbceq r5, r7, r1, asr #20 │ │ │ │ │ sbcseq lr, r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r5, r8, r8, lsl r7 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1550507,15 +1550737,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, sp, r0, ror #19 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r8, lsr #1 │ │ │ │ │ + adcseq r8, pc, r0, lsl #1 │ │ │ │ │ strdeq r5, [sp], #53 @ 0x35 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1551838,15 +1552068,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r4, r8, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smulleq pc, r6, r8, r8 @ │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, lsl #16 │ │ │ │ │ + sbceq ip, r2, r8, lsl #15 │ │ │ │ │ strdeq r5, [sp], #41 @ 0x29 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r0, lsl ip │ │ │ │ │ sbceq r5, sp, sp, ror #3 │ │ │ │ │ @@ -1551922,15 +1552152,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq ip, [pc], #0 @ │ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8, asr r0 │ │ │ │ │ + sbceq sl, r2, r0, lsr r0 │ │ │ │ │ sbceq r6, sp, r9, asr fp │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1551952,15 +1552182,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, sp, r8, asr #28 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r2, [r0], #88 @ 0x58 │ │ │ │ │ + sbceq r2, r0, r8, lsr #11 │ │ │ │ │ sbceq fp, sp, r9, ror sl │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r5, r8, r8, lsl #20 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1551976,15 +1552206,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrshteq sp, [r7], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ strheq fp, [r8], #232 @ 0xe8 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq fp, r2, r0, r4 │ │ │ │ │ sbceq r6, sp, r1, asr #21 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r8, lsl #5 │ │ │ │ │ smulleq r1, pc, r5, r7 @ │ │ │ │ │ @@ -1552258,15 +1552488,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r0, asr #13 │ │ │ │ │ sbceq r1, pc, sp, asr r0 @ │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsl #26 │ │ │ │ │ + sbceq sp, r2, r8, lsr #26 │ │ │ │ │ sbceq lr, sl, r9, ror #21 │ │ │ │ │ sbcseq r0, r4, r8, ror #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r0, lsr pc │ │ │ │ │ sbceq pc, sl, r1, asr r9 @ │ │ │ │ │ @@ -1552587,27 +1552817,27 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, r7, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, lsl #15 │ │ │ │ │ + adcseq sl, sp, r0, ror #14 │ │ │ │ │ rscseq r7, r7, r9, lsr #15 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r0, asr r6 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsr #22 │ │ │ │ │ + ldrshteq r9, [sl], r8 │ │ │ │ │ smlalseq r9, r7, r1, r2 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1552836,15 +1553066,15 @@ │ │ │ │ │ sbceq r6, r9, r0, lsl r6 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ sbcseq r2, r4, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, lsl #31 │ │ │ │ │ + sbceq r0, r2, r8, asr pc │ │ │ │ │ sbceq sl, sl, sp │ │ │ │ │ sbcseq r0, r4, r8, ror #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1552866,15 +1553096,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r8, lsr #16 │ │ │ │ │ sbceq fp, sl, r5, asr r5 │ │ │ │ │ sbcseq r0, r4, r8, ror #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, ror #23 │ │ │ │ │ + sbceq r9, r2, r0, lsl ip │ │ │ │ │ smulleq fp, sl, sp, r4 │ │ │ │ │ sbcseq r0, r4, r8, ror #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1553193,15 +1553423,15 @@ │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r1, r4, r8, asr #13 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq r5, [r2], #40 @ 0x28 │ │ │ │ │ sbceq r9, lr, r1, lsl #16 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r6, sl │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adcseq r6, r8, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1553307,15 +1553537,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r1, r4, r8, ror #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, lsr #17 │ │ │ │ │ + adcseq ip, pc, r8, ror r8 @ │ │ │ │ │ sbceq r5, lr, sp, asr r1 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r8, asr sl │ │ │ │ │ sbceq r5, lr, sp, ror #1 │ │ │ │ │ @@ -1553355,15 +1553585,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, pc, r0, lsr #21 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ strheq r2, [pc], #85 @ │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r1, r4, r0, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1553570,15 +1553800,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r1, r9, r0, lsl ip │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r7, sl, r0, asr #1 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, ror r8 │ │ │ │ │ + sbceq lr, r1, r8, asr #17 │ │ │ │ │ sbceq r3, fp, r1, lsr r7 │ │ │ │ │ sbcseq r1, r4, r0, ror r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1553612,15 +1553842,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r8, lsl lr │ │ │ │ │ sbceq r3, fp, sp, ror #14 │ │ │ │ │ sbcseq r1, r4, r0, ror r4 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, ror #23 │ │ │ │ │ + sbceq r7, r2, r0, asr #23 │ │ │ │ │ sbceq r3, lr, r5, lsl #9 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adcseq r6, r8, r8, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1554881,15 +1555111,15 @@ │ │ │ │ │ rsbseq r8, pc, lr, lsl #23 │ │ │ │ │ sbcseq r4, r4, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r0, asr #28 │ │ │ │ │ sbceq r4, lr, sp, lsl r8 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ + sbceq r2, r3, r8, asr #17 │ │ │ │ │ smulleq r4, lr, r9, r7 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r3, [r3], #120 @ 0x78 │ │ │ │ │ sbceq r4, lr, r5, lsl r7 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1554957,15 +1555187,15 @@ │ │ │ │ │ ldrdeq r3, [lr], #229 @ 0xe5 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r4, [r3], #120 @ 0x78 │ │ │ │ │ sbceq r3, lr, r1, asr lr │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ + sbceq r1, r3, r8, asr #27 │ │ │ │ │ sbceq r3, lr, sp, asr #27 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, lsl #5 │ │ │ │ │ sbceq r3, lr, r9, asr #26 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1555767,39 +1555997,39 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r8, [r1], #32 │ │ │ │ │ strheq sp, [r7], #253 @ 0xfd │ │ │ │ │ sbcseq r0, r4, r8, asr sl │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ smullseq r8, r0, r8, r1 │ │ │ │ │ - svccc 0x00cfd624 │ │ │ │ │ + stclcc 6, cr4, [r5], {36} @ 0x24 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r3, r8, r0, lsr #4 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbcseq r6, r0, r0, ror r8 │ │ │ │ │ - svccc 0x00cfdd70 │ │ │ │ │ + stclcc 13, cr4, [r5], {112} @ 0x70 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r8, lsl r1 │ │ │ │ │ - svccc 0x00cfdd74 │ │ │ │ │ + stclcc 13, cr4, [r5], {116} @ 0x74 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r6, r0, r8, ror #18 │ │ │ │ │ - svccc 0x00cfdf18 │ │ │ │ │ + stclcc 15, cr4, [r5], {24} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbcseq r6, r0, r0, ror #16 │ │ │ │ │ - svccc 0x00cfdf1c │ │ │ │ │ + stclcc 15, cr4, [r5], {28} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r8, r0, r8, lsl #3 │ │ │ │ │ - svccc 0x00cfed68 │ │ │ │ │ + stclcc 13, cr5, [r5], {104} @ 0x68 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r3, r8, r8, lsl r2 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbcseq r6, r0, r0, ror #14 │ │ │ │ │ @@ -1556961,27 +1557191,27 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, pc, r0, asr #21 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq fp, [pc], r8 │ │ │ │ │ + adcseq fp, pc, r8, lsl #30 │ │ │ │ │ sbceq r5, r9, r1, asr #13 │ │ │ │ │ sbcseq r1, r4, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r0, asr #23 │ │ │ │ │ + adcseq sp, pc, r8, ror #23 │ │ │ │ │ sbceq r4, r9, r5, asr #26 │ │ │ │ │ sbcseq r1, r4, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r9, [sl], r8 │ │ │ │ │ + adcseq r9, sl, r0, lsr #22 │ │ │ │ │ sbceq r5, r9, sp, lsr #6 │ │ │ │ │ sbcseq r1, r4, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1557033,15 +1557263,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ sbceq r1, lr, r5, asr r4 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1557177,27 +1557407,27 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r8, ror #13 │ │ │ │ │ + sbceq lr, r2, r0, asr #13 │ │ │ │ │ sbceq r2, pc, sp, lsl #7 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r8, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r8, r2, r0, r9 │ │ │ │ │ sbceq pc, lr, r5, ror #2 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r3, r9, r8, lsl #2 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1557374,15 +1557604,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, pc, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r0, asr r3 │ │ │ │ │ + sbceq r6, r2, r8, lsr #6 │ │ │ │ │ sbceq r2, pc, r1, ror #14 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1557397,15 +1557627,15 @@ │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r5, r4, r8, lsl #15 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r2, [r2], #80 @ 0x50 │ │ │ │ │ + sbceq r2, r2, r8, lsr #11 │ │ │ │ │ ldrdeq r4, [pc], #57 @ │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1557486,15 +1557716,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbcseq pc, r4, r8, lsr #21 │ │ │ │ │ sbcseq r1, r1, r5, lsl r7 │ │ │ │ │ sbcseq r5, r5, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r0, lsl #26 │ │ │ │ │ + ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ strdeq lr, [lr], #61 @ 0x3d │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adcseq r5, r8, r0, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1557696,15 +1557926,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ sbceq r5, sl, r5, ror #20 │ │ │ │ │ sbcseq r5, r4, r0, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, lsr sl @ │ │ │ │ │ + adcseq r9, pc, r0, ror #19 │ │ │ │ │ sbceq r9, pc, r9, lsl #20 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r8, lsr r2 │ │ │ │ │ ldrdeq r2, [pc], #53 @ │ │ │ │ │ @@ -1557846,15 +1558076,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r5, r8, r0, lsr #19 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq sl, ip, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq fp, r2, r0, r4 │ │ │ │ │ + strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ sbceq r2, lr, r9, ror #7 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1557864,15 +1558094,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r1, r8, lsl lr │ │ │ │ │ sbceq sp, lr, sp, lsr sl │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r8 │ │ │ │ │ + sbceq r8, r2, r0, lsr r0 │ │ │ │ │ sbceq r1, lr, r5, lsr #12 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r7, r8, r8, lsr sp │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1557924,15 +1558154,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, lsr r2 │ │ │ │ │ sbceq r1, lr, r1, lsr r9 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + strdeq r4, [r2], #8 │ │ │ │ │ sbceq r1, lr, r5, lsl #19 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrsbteq r8, [r8], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1558335,15 +1558565,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrshteq r9, [r8], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r6, r9, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r8, asr pc │ │ │ │ │ + sbceq sp, r0, r8, lsl #30 │ │ │ │ │ sbceq r2, pc, r1, lsr #8 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r6, r4, r8, ror #12 │ │ │ │ │ blhi 125c404 <__bss_end__@@Base+0xb5ed54> │ │ │ │ │ @@ -1558365,15 +1558595,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r0, lsl #11 │ │ │ │ │ sbceq r5, sp, r1, lsr #28 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, lsl r2 │ │ │ │ │ + sbceq lr, r1, r8, lsr r2 │ │ │ │ │ sbceq r3, sp, sp, asr #26 │ │ │ │ │ ldrsheq r6, [r4], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1558920,15 +1559150,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, pc, r0, asr #27 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r0, ror #24 │ │ │ │ │ + sbceq r8, r2, r0, lsl ip │ │ │ │ │ sbceq r3, lr, r5, lsr sl │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1559116,15 +1559346,15 @@ │ │ │ │ │ rsceq ip, r3, r9, lsr #28 │ │ │ │ │ rsceq fp, r8, r8, lsl r8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq ip, [r1], #40 @ 0x28 │ │ │ │ │ sbceq r2, sl, r5, ror r4 │ │ │ │ │ ldrsheq r0, [r4], #32 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - umlalseq r1, r4, r0, lr │ │ │ │ │ + adcseq r1, r4, r8, ror #28 │ │ │ │ │ sbceq r2, sl, sp, ror #1 │ │ │ │ │ ldrsheq r0, [r4], #32 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ umlalseq r9, r3, r0, lr │ │ │ │ │ rsceq r7, r6, r9, lsl #2 │ │ │ │ │ rsceq r4, r8, r0, ror #31 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ @@ -1559212,15 +1559442,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq sp, r2, r8, ror #3 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq r3, r0, r0, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ rsceq fp, sl, r9, lsl r9 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq r0, r2, r0, lsr r6 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1559296,15 +1559526,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaleq r2, r7, r0, sl │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq sl, pc, r8, lsl #17 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ rsceq fp, sl, r5, lsr ip │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ strdeq r1, [fp], #245 @ 0xf5 @ │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1559368,15 +1559598,15 @@ │ │ │ │ │ rsceq sp, sl, r5, lsl r6 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r0, ror #24 │ │ │ │ │ rsceq sp, sl, sp, lsr #11 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strheq r7, [r1], #112 @ 0x70 │ │ │ │ │ + sbceq r7, r1, r8, lsl #15 │ │ │ │ │ rsceq sp, sl, r5, lsr #10 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r4, r3, r8, lsl #25 │ │ │ │ │ smlaleq pc, r1, sp, r4 @ │ │ │ │ │ smlaleq sp, r8, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1559420,15 +1559650,15 @@ │ │ │ │ │ ldrdeq fp, [sl], #245 @ 0xf5 @ │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq sp, pc, r8, asr #9 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r8, asr #27 │ │ │ │ │ + strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ rsceq ip, sl, r5, asr #11 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r8, lsl #15 │ │ │ │ │ strdeq fp, [sl], #61 @ 0x3d @ │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ @@ -1559678,15 +1559908,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r8, lsl #30 │ │ │ │ │ rsceq r2, sp, r9, ror #19 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00cf9618 │ │ │ │ │ + stclcc 6, cr0, [r5], {24} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r0, asr #23 │ │ │ │ │ strdeq r5, [ip], #137 @ 0x89 @ │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, lsr #31 │ │ │ │ │ ldrdeq r1, [sp], #137 @ 0x89 @ │ │ │ │ │ @@ -1559702,15 +1559932,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, lsr sl │ │ │ │ │ rsceq r0, sp, r1, asr #15 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - svccc 0x00cf9640 │ │ │ │ │ + stclcc 6, cr0, [r5], {64} @ 0x40 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r8, asr sl │ │ │ │ │ rsceq r0, sp, r1, asr ip │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrhteq r2, [r4], r0 │ │ │ │ │ rsceq r9, sp, r5, asr #4 │ │ │ │ │ @@ -1559752,23 +1559982,23 @@ │ │ │ │ │ rsceq r4, ip, r9, ror #27 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r4, r3, r8, lsl #15 │ │ │ │ │ strdeq r5, [ip], #101 @ 0x65 @ │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r9, r3, r0, lsr #12 │ │ │ │ │ + adcseq r9, r3, r0, lsl #6 │ │ │ │ │ rsceq r8, ip, r5, asr r7 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r3, [r0], #128 @ 0x80 │ │ │ │ │ rsceq r4, ip, r1, lsl #26 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrhteq r0, [r4], r0 │ │ │ │ │ + adcseq r0, r4, r8, lsl #15 │ │ │ │ │ rsceq r5, ip, r1, ror #8 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r0, ror #24 │ │ │ │ │ rsceq r4, ip, r1, lsl ip │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1559824,19 +1560054,19 @@ │ │ │ │ │ rsceq r3, lr, sp, asr r1 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r1, [r3], #8 │ │ │ │ │ sbcseq r7, r8, sp, lsr r2 │ │ │ │ │ rsceq r3, r9, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrdeq r2, [r3], #80 @ 0x50 │ │ │ │ │ + sbceq r2, r3, r8, lsr #11 │ │ │ │ │ sbcseq r6, r8, r9, lsl #16 │ │ │ │ │ rsceq r3, r9, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r9, r3, r0, asr #13 │ │ │ │ │ + adcseq r9, r3, r8, ror #13 │ │ │ │ │ sbcseq r9, r8, r9, ror #7 │ │ │ │ │ rsceq r3, r9, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, asr r0 │ │ │ │ │ sbcseq r8, r8, sp, lsl #26 │ │ │ │ │ rsceq r3, r9, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1559852,15 +1560082,15 @@ │ │ │ │ │ sbcseq r9, r8, r1, asr #1 │ │ │ │ │ rsceq r3, r9, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r8, lsr #16 │ │ │ │ │ sbcseq r8, r8, sp, lsl r0 │ │ │ │ │ rsceq r3, r9, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r0, asr #18 │ │ │ │ │ + sbceq r7, r1, r8, ror #18 │ │ │ │ │ sbcseq r6, r8, r5, lsl r7 │ │ │ │ │ rsceq r3, r9, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r9, r3, r0, ror r1 │ │ │ │ │ rsceq pc, sp, sp, asr #25 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ @@ -1559920,15 +1560150,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsbseq r6, lr, r0, lsl #24 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, ror #13 │ │ │ │ │ strdeq r0, [ip], sp │ │ │ │ │ rsceq r4, r9, r0, lsr #21 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r0, r4, r8, ror #13 │ │ │ │ │ + adcseq r0, r4, r0, ror #14 │ │ │ │ │ addeq r0, ip, r1, asr r6 │ │ │ │ │ rsceq r4, r9, r0, lsr #21 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r8, ror #23 │ │ │ │ │ ldrdeq pc, [fp], sp │ │ │ │ │ rsceq r4, r9, r0, lsr #21 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1559948,15 +1560178,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq lr, r8, r8, asr #3 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r2, [r3], #72 @ 0x48 │ │ │ │ │ rsceq r6, lr, r1, lsr #4 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r8, ror #18 │ │ │ │ │ + smulleq r0, r3, r0, r9 │ │ │ │ │ rsceq sp, lr, r5, lsr #4 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8 │ │ │ │ │ rsceq r9, lr, r5, lsr #32 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -1565121,15 +1565351,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r8, asr #12 │ │ │ │ │ sbceq r2, pc, r9, ror #12 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq sp, [pc], r8 │ │ │ │ │ + umlalseq sp, pc, r0, r4 @ │ │ │ │ │ sbceq pc, lr, sp, lsl #18 │ │ │ │ │ sbcseq r6, r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1568696,15 +1568926,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ ldrsheq r0, [r5], #128 @ 0x80 │ │ │ │ │ stccs 12, cr11, [r8], #-220 @ 0xffffff24 │ │ │ │ │ svclt 0x00ee2861 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r0, asr #28 │ │ │ │ │ + umlalseq sp, pc, r0, lr @ │ │ │ │ │ sbcseq r3, r0, r1, ror #1 │ │ │ │ │ sbcseq r0, r5, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r0, r5, r8, lsr r9 │ │ │ │ │ cdpls 8, 10, cr11, cr15, cr11, {1} │ │ │ │ │ @@ -1570757,15 +1570987,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, lsl #10 │ │ │ │ │ + adcseq sl, ip, r0, lsr r5 │ │ │ │ │ sbcseq r5, r0, r1, asr ip │ │ │ │ │ sbcseq r2, r5, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1570787,15 +1571017,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r0, lsr #17 │ │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq sl, [pc], r8 │ │ │ │ │ + adcseq sl, pc, r8, lsl #30 │ │ │ │ │ sbcseq r5, r0, r5, ror #30 │ │ │ │ │ sbcseq r2, r5, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ ldrsheq r2, [r5], #152 @ 0x98 │ │ │ │ │ stmmi sp, {r0, r3, r7, r8, r9, sl, ip, pc} │ │ │ │ │ @@ -1570936,15 +1571166,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r2, r5, r8, lsr ip │ │ │ │ │ ldrtle r6, [r8], #747 @ 0x2eb │ │ │ │ │ svccc 0x002a89d4 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r2, r2, r8, lsl #15 │ │ │ │ │ rsceq fp, sl, sp, lsl sl │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r2, r5, r0, asr ip │ │ │ │ │ eorseq r9, r3, #172, 4 @ 0xc000000a │ │ │ │ │ @@ -1571805,15 +1572035,15 @@ │ │ │ │ │ sbcseq r3, r6, r0, ror #28 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r3, r0 │ │ │ │ │ sbcseq r0, sp, r0, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ sbcseq r2, r7, r8, ror #15 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, ip, r9, ror r5 │ │ │ │ │ adcseq r4, r9, r0, asr r2 │ │ │ │ │ rsceq r8, r7, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1571877,15 +1572107,15 @@ │ │ │ │ │ rsceq r8, r7, r0, lsr #12 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r5, r0 │ │ │ │ │ sbcseq r8, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ sbcseq r6, r6, r0, ror sl │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r5, r0 │ │ │ │ │ sbcseq r4, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ │ @@ -1572189,15 +1572419,15 @@ │ │ │ │ │ ldrdeq r1, [r8], #16 @ │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r5, r0 │ │ │ │ │ sbcseq lr, lr, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r0, r8, r8, lsr r6 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r5, r0 │ │ │ │ │ sbcseq lr, lr, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ @@ -1584013,19 +1584243,19 @@ │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ ... │ │ │ │ │ rsbseq r8, pc, lr, lsl #23 │ │ │ │ │ sbcseq r1, r6, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00cf8b88 │ │ │ │ │ + vstmiacc r4, {d31-} │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r0, lsl #1 │ │ │ │ │ andle r0, r0, pc, asr r2 │ │ │ │ │ - svccc 0x00cf8b90 │ │ │ │ │ + vstmiacc r4, {d31-} │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrdeq sp, [pc], #64 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r2, [r3], #0 │ │ │ │ │ smlaleq fp, sp, r9, r5 │ │ │ │ │ @@ -1584033,503 +1584263,503 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, lsr #2 │ │ │ │ │ rsceq fp, sp, r9, asr #19 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ rsbseq lr, sp, r0, lsr #18 │ │ │ │ │ - svccc 0x00cfc66c │ │ │ │ │ + stclcc 6, cr3, [r5], {108} @ 0x6c │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq r5, r0, r0, asr #14 │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq r5, r0, r0, r1 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq ip, sp, r8, lsr #30 │ │ │ │ │ - svccc 0x00cfcdbc │ │ │ │ │ + stclcc 13, cr3, [r5], {188} @ 0xbc │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbcseq r5, r0, r8, asr r4 │ │ │ │ │ - svccc 0x00cfcdc0 │ │ │ │ │ + stclcc 13, cr3, [r5], {192} @ 0xc0 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq r6, r1, r8, asr #20 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq ip, sp, r0, lsl #29 │ │ │ │ │ - svccc 0x00cfcf64 │ │ │ │ │ + stclcc 15, cr3, [r5], {100} @ 0x64 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ rsbseq ip, sp, r8, asr #29 │ │ │ │ │ - svccc 0x00cfcf68 │ │ │ │ │ + stclcc 15, cr3, [r5], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq r5, r3, r0, asr #28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #22 │ │ │ │ │ sbceq r4, r6, r8, lsr r8 │ │ │ │ │ - svccc 0x00cf9f30 │ │ │ │ │ + stclcc 15, cr0, [r5], {48} @ 0x30 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r4, r6, r0, asr r7 │ │ │ │ │ - svccc 0x00cf6c48 │ │ │ │ │ + stclcc 12, cr13, [r4], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r4, r6, r0, lsl r7 │ │ │ │ │ - svccc 0x00cf6c50 │ │ │ │ │ + stclcc 12, cr13, [r4], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r4, r6, r0, lsr #14 │ │ │ │ │ - svccc 0x00cf6c58 │ │ │ │ │ + stclcc 12, cr13, [r4], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r4, r6, r0, ror r7 │ │ │ │ │ - svccc 0x00cf6c60 │ │ │ │ │ + stclcc 12, cr13, [r4], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ addeq r1, ip, r0, asr #5 │ │ │ │ │ - svccc 0x00cf6c68 │ │ │ │ │ + stclcc 12, cr13, [r4], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r1, r0, asr #31 │ │ │ │ │ - svccc 0x00cf6c70 │ │ │ │ │ + stclcc 12, cr13, [r4], {112} @ 0x70 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ ldrheq r7, [r1], #224 @ 0xe0 │ │ │ │ │ - svccc 0x00cf6c78 │ │ │ │ │ + stclcc 12, cr13, [r4], {120} @ 0x78 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq r7, sp, r8, lsl #2 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq ip, sp, r8, ror pc │ │ │ │ │ - svccc 0x00cf6c80 │ │ │ │ │ + stclcc 12, cr13, [r4], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smullseq r7, r1, r8, lr │ │ │ │ │ - svccc 0x00cf6c88 │ │ │ │ │ + stclcc 12, cr13, [r4], {136} @ 0x88 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbcseq r7, r1, r0, lsr #29 │ │ │ │ │ - svccc 0x00cf6c90 │ │ │ │ │ + stclcc 12, cr13, [r4], {144} @ 0x90 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl r2 │ │ │ │ │ - svccc 0x00cf6c98 │ │ │ │ │ + stclcc 12, cr13, [r4], {152} @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r1, r0, ror lr │ │ │ │ │ - svccc 0x00cf6ca0 │ │ │ │ │ + stclcc 12, cr13, [r4], {160} @ 0xa0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq r7, r1, r8, ror #29 │ │ │ │ │ - svccc 0x00cf6ca8 │ │ │ │ │ + stclcc 12, cr13, [r4], {168} @ 0xa8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq fp, [r1], #208 @ 0xd0 │ │ │ │ │ rscseq ip, r1, sp, ror #3 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ addeq r1, ip, r0, asr #8 │ │ │ │ │ - svccc 0x00cf6cb8 │ │ │ │ │ + stclcc 12, cr13, [r4], {184} @ 0xb8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrdeq r3, [r7], #248 @ 0xf8 @ │ │ │ │ │ - svccc 0x00cf6cc0 │ │ │ │ │ + stclcc 12, cr13, [r4], {192} @ 0xc0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #22 │ │ │ │ │ addeq r1, ip, r8, ror #10 │ │ │ │ │ - svccc 0x00cf6cc8 │ │ │ │ │ + stclcc 12, cr13, [r4], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ addeq r1, ip, r0, lsr r5 │ │ │ │ │ - svccc 0x00cf6cd0 │ │ │ │ │ + stclcc 12, cr13, [r4], {208} @ 0xd0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ strdeq r1, [ip], r0 │ │ │ │ │ - svccc 0x00cf6cd8 │ │ │ │ │ + stclcc 12, cr13, [r4], {216} @ 0xd8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrdeq r1, [ip], r8 │ │ │ │ │ - svccc 0x00cf6ce0 │ │ │ │ │ + stclcc 12, cr13, [r4], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ @ instruction: 0x007dce90 │ │ │ │ │ - svccc 0x00cf6ce8 │ │ │ │ │ + stclcc 12, cr13, [r4], {232} @ 0xe8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r8, ror r0 │ │ │ │ │ - svccc 0x00cf6cf0 │ │ │ │ │ + stclcc 12, cr13, [r4], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbcseq r5, r0, r8, asr #8 │ │ │ │ │ - svccc 0x00cf6cf8 │ │ │ │ │ + stclcc 12, cr13, [r4], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq ip, sp, r8, ror #30 │ │ │ │ │ - svccc 0x00cf6d00 │ │ │ │ │ + stclcc 13, cr13, [r4], {0} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ ldrhteq ip, [sp], #-240 @ 0xffffff10 │ │ │ │ │ - svccc 0x00cf6d08 │ │ │ │ │ + stclcc 13, cr13, [r4], {8} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r5, r7, r8, lsr r5 │ │ │ │ │ - svccc 0x00cf6d10 │ │ │ │ │ + stclcc 13, cr13, [r4], {16} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r8, lsr #13 │ │ │ │ │ - svccc 0x00cf6d18 │ │ │ │ │ + stclcc 13, cr13, [r4], {24} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r5, r7, r0, lsr #10 │ │ │ │ │ - svccc 0x00cf6d20 │ │ │ │ │ + stclcc 13, cr13, [r4], {32} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r5, r7, r8, lsr #10 │ │ │ │ │ - svccc 0x00cf6d28 │ │ │ │ │ + stclcc 13, cr13, [r4], {40} @ 0x28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r0, lsl #4 │ │ │ │ │ - svccc 0x00cf6d30 │ │ │ │ │ + stclcc 13, cr13, [r4], {48} @ 0x30 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq ip, sp, r0, ror #24 │ │ │ │ │ - svccc 0x00cf6d38 │ │ │ │ │ + stclcc 13, cr13, [r4], {56} @ 0x38 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq r5, r7, r0, ror r5 │ │ │ │ │ - svccc 0x00cf6d40 │ │ │ │ │ + stclcc 13, cr13, [r4], {64} @ 0x40 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq pc, sp, r0, lsr #4 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq ip, sp, r8, ror #21 │ │ │ │ │ - svccc 0x00cf6d48 │ │ │ │ │ + stclcc 13, cr13, [r4], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #4 │ │ │ │ │ - svccc 0x00cf6d50 │ │ │ │ │ + stclcc 13, cr13, [r4], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq ip, sp, r0, lsl #24 │ │ │ │ │ - svccc 0x00cf6d58 │ │ │ │ │ + stclcc 13, cr13, [r4], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrsbteq ip, [sp], #-168 @ 0xffffff58 │ │ │ │ │ - svccc 0x00cf6d70 │ │ │ │ │ + stclcc 13, cr13, [r4], {112} @ 0x70 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq r4, [sl], #200 @ 0xc8 │ │ │ │ │ rsceq lr, lr, r5, asr fp │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq lr, r2, r0, lsr #17 │ │ │ │ │ rscseq sl, r1, r1, lsr #9 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrshteq sp, [sp], #-184 @ 0xffffff48 │ │ │ │ │ - svccc 0x00cf6d88 │ │ │ │ │ + stclcc 13, cr13, [r4], {136} @ 0x88 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, r9, r8, asr sp │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrsheq r5, [r0], #40 @ 0x28 │ │ │ │ │ - svccc 0x00cf6d90 │ │ │ │ │ + stclcc 13, cr13, [r4], {144} @ 0x90 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r8, ror fp │ │ │ │ │ - svccc 0x00cf6d98 │ │ │ │ │ + stclcc 13, cr13, [r4], {152} @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r8, lsr #23 │ │ │ │ │ - svccc 0x00cf6da0 │ │ │ │ │ + stclcc 13, cr13, [r4], {160} @ 0xa0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r8, ror r5 │ │ │ │ │ - svccc 0x00cf6da8 │ │ │ │ │ + stclcc 13, cr13, [r4], {168} @ 0xa8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r8, lsl #12 │ │ │ │ │ - svccc 0x00cf6db0 │ │ │ │ │ + stclcc 13, cr13, [r4], {176} @ 0xb0 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq sp, pc, r0, lsl r7 @ │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, r9, r0, ror #26 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r5, r7, r0, ror #7 │ │ │ │ │ - svccc 0x00cf6db8 │ │ │ │ │ + stclcc 13, cr13, [r4], {184} @ 0xb8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ @ instruction: 0x007de198 │ │ │ │ │ - svccc 0x00cf6dc0 │ │ │ │ │ + stclcc 13, cr13, [r4], {192} @ 0xc0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r5, r7, r0, ror #9 │ │ │ │ │ - svccc 0x00cf6dc8 │ │ │ │ │ + stclcc 13, cr13, [r4], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbcseq r5, r0, r8, lsr r4 │ │ │ │ │ - svccc 0x00cf6dd0 │ │ │ │ │ + stclcc 13, cr13, [r4], {208} @ 0xd0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrdeq r5, [r7], #48 @ 0x30 │ │ │ │ │ - svccc 0x00cf6dd8 │ │ │ │ │ + stclcc 13, cr13, [r4], {216} @ 0xd8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq r5, r7, r0, lsl r4 │ │ │ │ │ - svccc 0x00cf6de0 │ │ │ │ │ + stclcc 13, cr13, [r4], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq ip, sp, r0, lsl sp │ │ │ │ │ - svccc 0x00cf6de8 │ │ │ │ │ + stclcc 13, cr13, [r4], {232} @ 0xe8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ rsbseq sl, ip, r8, ror #22 │ │ │ │ │ - svccc 0x00cf6df0 │ │ │ │ │ + stclcc 13, cr13, [r4], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq ip, sp, r8, lsl lr │ │ │ │ │ - svccc 0x00cf6df8 │ │ │ │ │ + stclcc 13, cr13, [r4], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbcseq r5, r0, r8, lsr #8 │ │ │ │ │ - svccc 0x00cf6e00 │ │ │ │ │ + stclcc 14, cr13, [r4], {0} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq ip, sp, r0, lsl #26 │ │ │ │ │ - svccc 0x00cf6e08 │ │ │ │ │ + stclcc 14, cr13, [r4], {8} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ rsbseq ip, sp, r8, asr #26 │ │ │ │ │ - svccc 0x00cf6e10 │ │ │ │ │ + stclcc 14, cr13, [r4], {16} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq sp, sp, r8, ror r1 │ │ │ │ │ - svccc 0x00cf6e18 │ │ │ │ │ + stclcc 14, cr13, [r4], {24} │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq sp, pc, r8, lsl r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r4, [sl], #128 @ 0x80 │ │ │ │ │ rsceq pc, lr, sp, lsr #5 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r0, asr #4 │ │ │ │ │ - svccc 0x00cf6e28 │ │ │ │ │ + stclcc 14, cr13, [r4], {40} @ 0x28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, ror #2 │ │ │ │ │ - svccc 0x00cf6e30 │ │ │ │ │ + stclcc 14, cr13, [r4], {48} @ 0x30 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r0, lsr #6 │ │ │ │ │ - svccc 0x00cf6e38 │ │ │ │ │ + stclcc 14, cr13, [r4], {56} @ 0x38 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r0, ror #2 │ │ │ │ │ - svccc 0x00cf6e40 │ │ │ │ │ + stclcc 14, cr13, [r4], {64} @ 0x40 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ ldrhteq sp, [sp], #-16 │ │ │ │ │ - svccc 0x00cf6e48 │ │ │ │ │ + stclcc 14, cr13, [r4], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrsbteq ip, [sp], #-160 @ 0xffffff60 │ │ │ │ │ - svccc 0x00cf6e50 │ │ │ │ │ + stclcc 14, cr13, [r4], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ rsbseq ip, sp, r0, lsr #22 │ │ │ │ │ - svccc 0x00cf6e58 │ │ │ │ │ + stclcc 14, cr13, [r4], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbcseq r5, r0, r0, lsl r3 │ │ │ │ │ - svccc 0x00cf6e60 │ │ │ │ │ + stclcc 14, cr13, [r4], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r0, lsr r6 │ │ │ │ │ - svccc 0x00cf6e68 │ │ │ │ │ + stclcc 14, cr13, [r4], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r0, lsl fp │ │ │ │ │ - svccc 0x00cf6e70 │ │ │ │ │ + stclcc 14, cr13, [r4], {112} @ 0x70 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbcseq r5, r0, r0, lsl #6 │ │ │ │ │ - svccc 0x00cf6e78 │ │ │ │ │ + stclcc 14, cr13, [r4], {120} @ 0x78 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq r5, r0, r8, asr #6 │ │ │ │ │ - svccc 0x00cf6e80 │ │ │ │ │ + stclcc 14, cr13, [r4], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq ip, sp, r0, ror #20 │ │ │ │ │ - svccc 0x00cf6e88 │ │ │ │ │ + stclcc 14, cr13, [r4], {136} @ 0x88 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r0, lsr r3 @ │ │ │ │ │ - svccc 0x00cf6e90 │ │ │ │ │ + stclcc 14, cr13, [r4], {144} @ 0x90 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, lsl r9 │ │ │ │ │ rsceq pc, lr, r1, lsr #4 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrheq r7, [r0], #88 @ 0x58 │ │ │ │ │ - svccc 0x00cf6ea0 │ │ │ │ │ + stclcc 14, cr13, [r4], {160} @ 0xa0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r0, lsl #26 │ │ │ │ │ strdeq lr, [lr], #189 @ 0xbd @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r0, asr #18 │ │ │ │ │ rsceq pc, lr, r5, lsr r1 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r0, asr #10 │ │ │ │ │ - svccc 0x00cf6eb8 │ │ │ │ │ + stclcc 14, cr13, [r4], {184} @ 0xb8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ strdeq pc, [sp], #112 @ 0x70 │ │ │ │ │ - svccc 0x00cf6ec0 │ │ │ │ │ + stclcc 14, cr13, [r4], {192} @ 0xc0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, ror #18 │ │ │ │ │ rsceq r7, pc, sp, lsr r1 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r8, asr #9 │ │ │ │ │ - svccc 0x00cf6ed0 │ │ │ │ │ + stclcc 14, cr13, [r4], {208} @ 0xd0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq pc, sp, r0, lsl #16 │ │ │ │ │ - svccc 0x00cf6ed8 │ │ │ │ │ + stclcc 14, cr13, [r4], {216} @ 0xd8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrsbeq r7, [r0], #144 @ 0x90 │ │ │ │ │ - svccc 0x00cf6ee0 │ │ │ │ │ + stclcc 14, cr13, [r4], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq r7, r0, r0, ror #19 │ │ │ │ │ - svccc 0x00cf6ee8 │ │ │ │ │ + stclcc 14, cr13, [r4], {232} @ 0xe8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r8, asr r9 │ │ │ │ │ - svccc 0x00cf6ef0 │ │ │ │ │ + stclcc 14, cr13, [r4], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq r7, r0, r8, ror #18 │ │ │ │ │ - svccc 0x00cf6ef8 │ │ │ │ │ + stclcc 14, cr13, [r4], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r0, ror #17 │ │ │ │ │ - svccc 0x00cf6f00 │ │ │ │ │ + stclcc 15, cr13, [r4], {0} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ ldrsheq r7, [r0], #128 @ 0x80 │ │ │ │ │ - svccc 0x00cf6f08 │ │ │ │ │ + stclcc 15, cr13, [r4], {8} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r8, ror r8 │ │ │ │ │ - svccc 0x00cf6f10 │ │ │ │ │ + stclcc 15, cr13, [r4], {16} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq ip, [r3], r8 │ │ │ │ │ rsceq lr, lr, r1, asr #21 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r0, asr #23 │ │ │ │ │ rsceq lr, lr, sp, asr sp │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r8, ror sp │ │ │ │ │ - svccc 0x00cf6f28 │ │ │ │ │ + stclcc 15, cr13, [r4], {40} @ 0x28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq pc, sp, r0, lsl #13 │ │ │ │ │ - svccc 0x00cf6f30 │ │ │ │ │ + stclcc 15, cr13, [r4], {48} @ 0x30 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, ror #23 │ │ │ │ │ rsceq r6, pc, sp, lsr #18 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r8, lsl #30 │ │ │ │ │ - svccc 0x00cf6f40 │ │ │ │ │ + stclcc 15, cr13, [r4], {64} @ 0x40 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq r7, r0, r0, lsr #28 │ │ │ │ │ - svccc 0x00cf6f48 │ │ │ │ │ + stclcc 15, cr13, [r4], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbcseq r8, r0, r8, lsl #7 │ │ │ │ │ - svccc 0x00cf6f50 │ │ │ │ │ + stclcc 15, cr13, [r4], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq r0, lr, r8, lsl pc │ │ │ │ │ - svccc 0x00cf6f58 │ │ │ │ │ + stclcc 15, cr13, [r4], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r8, r0, r0, ror r3 │ │ │ │ │ - svccc 0x00cf6f60 │ │ │ │ │ + stclcc 15, cr13, [r4], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbcseq r8, r0, r8, ror r3 │ │ │ │ │ - svccc 0x00cf6f68 │ │ │ │ │ + stclcc 15, cr13, [r4], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r0, lsl #15 │ │ │ │ │ - svccc 0x00cf7f64 │ │ │ │ │ + stclcc 15, cr14, [r4], {100} @ 0x64 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq pc, lr, r8, r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r0, ror #24 │ │ │ │ │ rsceq lr, lr, r9, lsr #25 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r7, r0, r0, lsl sp │ │ │ │ │ - svccc 0x00cf8850 │ │ │ │ │ + stclcc 8, cr15, [r4], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq pc, sp, r0, ror r6 @ │ │ │ │ │ - svccc 0x00cf8a60 │ │ │ │ │ + vstmiacc r4, {s31-s126} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, lsl #25 │ │ │ │ │ rsceq lr, lr, r1, lsl #24 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sp, r1, r8, lsl r4 │ │ │ │ │ sbcseq lr, lr, r9, lsl #17 │ │ │ │ │ rsceq r6, r8, r0, lsr #27 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r8, asr r0 @ │ │ │ │ │ - svccc 0x00cf92e0 │ │ │ │ │ + stclcc 2, cr0, [r5], {224} @ 0xe0 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq pc, lr, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r6, sl, r8, lsr #1 │ │ │ │ │ strhteq lr, [lr], #173 @ 0xad │ │ │ │ │ @@ -1584537,95 +1584767,95 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, asr #27 │ │ │ │ │ smlaleq sp, pc, r9, r0 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r8, ror #12 │ │ │ │ │ - svccc 0x00cf9e48 │ │ │ │ │ + stclcc 14, cr0, [r5], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ strheq pc, [sp], #104 @ 0x68 @ │ │ │ │ │ - svccc 0x00cf9e4c │ │ │ │ │ + stclcc 14, cr0, [r5], {76} @ 0x4c │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq pc, sp, r0, ror #9 │ │ │ │ │ - svccc 0x00cfcf58 │ │ │ │ │ + stclcc 15, cr3, [r5], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r0, lr, r8, lsl #29 │ │ │ │ │ - svccc 0x00cfcf60 │ │ │ │ │ + stclcc 15, cr3, [r5], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r8, asr #9 │ │ │ │ │ - svccc 0x00cfcf68 │ │ │ │ │ + stclcc 15, cr3, [r5], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrdeq pc, [sp], #64 @ 0x40 │ │ │ │ │ - svccc 0x00cfcf70 │ │ │ │ │ + stclcc 15, cr3, [r5], {112} @ 0x70 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r5, fp, r8, asr r9 │ │ │ │ │ - svccc 0x00cfcf78 │ │ │ │ │ + stclcc 15, cr3, [r5], {120} @ 0x78 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ strheq r0, [lr], #40 @ 0x28 │ │ │ │ │ - svccc 0x00cfcf80 │ │ │ │ │ + stclcc 15, cr3, [r5], {128} @ 0x80 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq r6, [sl], #0 │ │ │ │ │ rsceq lr, lr, sp, lsl #18 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r0, lr, r0, lsr #5 │ │ │ │ │ - svccc 0x00cfcf90 │ │ │ │ │ + stclcc 15, cr3, [r5], {144} @ 0x90 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r0, lr, r8, lsr #5 │ │ │ │ │ - svccc 0x00cfcf98 │ │ │ │ │ + stclcc 15, cr3, [r5], {152} @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r0, lr, r0, lsr #28 │ │ │ │ │ - svccc 0x00cfcfa0 │ │ │ │ │ + stclcc 15, cr3, [r5], {160} @ 0xa0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r0, lr, r0, asr #2 │ │ │ │ │ - svccc 0x00cfcfa8 │ │ │ │ │ + stclcc 15, cr3, [r5], {168} @ 0xa8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ smulleq r0, lr, r8, lr │ │ │ │ │ - svccc 0x00cfcfb0 │ │ │ │ │ + stclcc 15, cr3, [r5], {176} @ 0xb0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r0, lr, r8, lsr #2 │ │ │ │ │ - svccc 0x00cfcfb8 │ │ │ │ │ + stclcc 15, cr3, [r5], {184} @ 0xb8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r0, lr, r0, lsr r1 │ │ │ │ │ - svccc 0x00cfcfc0 │ │ │ │ │ + stclcc 15, cr3, [r5], {192} @ 0xc0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq r5, fp, r0, ror r9 │ │ │ │ │ - svccc 0x00cfcfc8 │ │ │ │ │ + stclcc 15, cr3, [r5], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r0, lr, r0, lsr r0 │ │ │ │ │ - svccc 0x00cfcfd0 │ │ │ │ │ + stclcc 15, cr3, [r5], {208} @ 0xd0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r0, lr, r8, lsr fp │ │ │ │ │ - svccc 0x00cfcfd8 │ │ │ │ │ + stclcc 15, cr3, [r5], {216} @ 0xd8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r0, lr, r8, lsl r0 │ │ │ │ │ - svccc 0x00cfcfe0 │ │ │ │ │ + stclcc 15, cr3, [r5], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r0, lr, r0, lsr #32 │ │ │ │ │ - svccc 0x00cfd9a4 │ │ │ │ │ + @ instruction: 0x3cc549a4 │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq r7, sp, r0, lsl r1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r6, [sl], #48 @ 0x30 │ │ │ │ │ rsceq r3, pc, r9, lsr #6 │ │ │ │ │ @@ -1584633,411 +1584863,411 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrhteq r4, [sl], #232 @ 0xe8 │ │ │ │ │ rsceq ip, pc, r9, asr #10 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq pc, sp, r0, lsr #30 │ │ │ │ │ - svccc 0x00cfe4a0 │ │ │ │ │ + stclcc 4, cr5, [r5], {160} @ 0xa0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r5, fp, r0, asr #18 │ │ │ │ │ - svccc 0x00cfe4a4 │ │ │ │ │ + stclcc 4, cr5, [r5], {164} @ 0xa4 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r8, lsl #30 │ │ │ │ │ - svccc 0x00cfec68 │ │ │ │ │ + stclcc 12, cr5, [r5], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq pc, sp, r0, lsl pc @ │ │ │ │ │ - svccc 0x00cfec70 │ │ │ │ │ + stclcc 12, cr5, [r5], {112} @ 0x70 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq r5, fp, r8, lsr #26 │ │ │ │ │ - svccc 0x00cfec78 │ │ │ │ │ + stclcc 12, cr5, [r5], {120} @ 0x78 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq pc, sp, r0, lsl lr @ │ │ │ │ │ - svccc 0x00cfec80 │ │ │ │ │ + stclcc 12, cr5, [r5], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r0, lr, r8, lsr #24 │ │ │ │ │ - svccc 0x00cfec88 │ │ │ │ │ + stclcc 12, cr5, [r5], {136} @ 0x88 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ strdeq pc, [sp], #216 @ 0xd8 │ │ │ │ │ - svccc 0x00cfec90 │ │ │ │ │ + stclcc 12, cr5, [r5], {144} @ 0x90 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq pc, sp, r0, lsl #28 │ │ │ │ │ - svccc 0x00cfec98 │ │ │ │ │ + stclcc 12, cr5, [r5], {152} @ 0x98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r6, sl, r0, ror #9 │ │ │ │ │ strdeq r4, [pc], #29 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, lsl #30 │ │ │ │ │ rsceq ip, pc, r1, ror #9 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq pc, sp, r0, lsl #26 │ │ │ │ │ - svccc 0x00cfecb0 │ │ │ │ │ + stclcc 12, cr5, [r5], {176} @ 0xb0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq r0, lr, r8, lsr #22 │ │ │ │ │ - svccc 0x00cfecb8 │ │ │ │ │ + stclcc 12, cr5, [r5], {184} @ 0xb8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ rsceq ip, pc, r9, lsr #26 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq sp, sp, r0, ror ip │ │ │ │ │ - svccc 0x00cfecc8 │ │ │ │ │ + stclcc 12, cr5, [r5], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r8, lsr #2 │ │ │ │ │ - svccc 0x00cfece0 │ │ │ │ │ + stclcc 12, cr5, [r5], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r5, r0, r0, ror r4 │ │ │ │ │ - svccc 0x00cfece8 │ │ │ │ │ + stclcc 12, cr5, [r5], {232} @ 0xe8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r0, ror #24 │ │ │ │ │ - svccc 0x00cfecf0 │ │ │ │ │ + stclcc 12, cr5, [r5], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r8, ror #25 │ │ │ │ │ - svccc 0x00cfecf8 │ │ │ │ │ + stclcc 12, cr5, [r5], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq r5, r0, r8, ror r4 │ │ │ │ │ - svccc 0x00cfed00 │ │ │ │ │ + stclcc 13, cr5, [r5], {0} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrsbteq lr, [sp], #-0 │ │ │ │ │ - svccc 0x00cfed08 │ │ │ │ │ + stclcc 13, cr5, [r5], {8} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq sl, [r9], #120 @ 0x78 │ │ │ │ │ rsceq ip, pc, r5, asr ip @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r8, lsr #26 │ │ │ │ │ - svccc 0x00cfed18 │ │ │ │ │ + stclcc 13, cr5, [r5], {24} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ rsbseq lr, sp, r0, asr r2 │ │ │ │ │ - svccc 0x00cfed20 │ │ │ │ │ + stclcc 13, cr5, [r5], {32} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq sl, r9, r8, lsr #16 │ │ │ │ │ rsceq r2, pc, r5, lsl #22 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #22 │ │ │ │ │ rsbseq sp, sp, r8, lsl #5 │ │ │ │ │ - svccc 0x00cfed30 │ │ │ │ │ + stclcc 13, cr5, [r5], {48} @ 0x30 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r0, ror #5 │ │ │ │ │ - svccc 0x00cfed38 │ │ │ │ │ + stclcc 13, cr5, [r5], {56} @ 0x38 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, ror r2 │ │ │ │ │ - svccc 0x00cfed40 │ │ │ │ │ + stclcc 13, cr5, [r5], {64} @ 0x40 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r0, lsl #6 │ │ │ │ │ - svccc 0x00cfb538 │ │ │ │ │ + stclcc 5, cr2, [r5], {56} @ 0x38 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq ip, sp, r8, ror #19 │ │ │ │ │ - svccc 0x00cfb540 │ │ │ │ │ + stclcc 5, cr2, [r5], {64} @ 0x40 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #7 │ │ │ │ │ - svccc 0x00cfb548 │ │ │ │ │ + stclcc 5, cr2, [r5], {72} @ 0x48 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq sl, r9, r0, asr r8 │ │ │ │ │ rsceq r2, pc, r9, asr sl @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sp, sp, r8, asr ip │ │ │ │ │ - svccc 0x00cfb558 │ │ │ │ │ + stclcc 5, cr2, [r5], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ strdeq pc, [sp], #192 @ 0xc0 │ │ │ │ │ - svccc 0x00cfb560 │ │ │ │ │ + stclcc 5, cr2, [r5], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r0, ror r3 │ │ │ │ │ - svccc 0x00cfb568 │ │ │ │ │ + stclcc 5, cr2, [r5], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror r3 │ │ │ │ │ - svccc 0x00cfb570 │ │ │ │ │ + stclcc 5, cr2, [r5], {112} @ 0x70 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smlalseq r6, sl, r8, fp │ │ │ │ │ rsceq lr, lr, r9, lsr r0 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ @ instruction: 0x007de490 │ │ │ │ │ - svccc 0x00cfb580 │ │ │ │ │ + stclcc 5, cr2, [r5], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ strdeq pc, [sp], #176 @ 0xb0 │ │ │ │ │ - svccc 0x00cfb588 │ │ │ │ │ + stclcc 5, cr2, [r5], {136} @ 0x88 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r8, ror r0 │ │ │ │ │ - svccc 0x00cfb590 │ │ │ │ │ + stclcc 5, cr2, [r5], {144} @ 0x90 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ rsbseq lr, sp, r0, asr #7 │ │ │ │ │ - svccc 0x00cfb598 │ │ │ │ │ + stclcc 5, cr2, [r5], {152} @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq lr, sp, r0, ror #18 │ │ │ │ │ - svccc 0x00cfb5a0 │ │ │ │ │ + stclcc 5, cr2, [r5], {160} @ 0xa0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbceq r5, fp, r0, asr r9 │ │ │ │ │ - svccc 0x00cfb5a8 │ │ │ │ │ + stclcc 5, cr2, [r5], {168} @ 0xa8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sl, ip, r8, lsl #22 │ │ │ │ │ - svccc 0x00cfb5b0 │ │ │ │ │ + stclcc 5, cr2, [r5], {176} @ 0xb0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r0, asr r9 │ │ │ │ │ - svccc 0x00cfb5b8 │ │ │ │ │ + stclcc 5, cr2, [r5], {184} @ 0xb8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrdeq pc, [sp], #184 @ 0xb8 │ │ │ │ │ - svccc 0x00cfb5c0 │ │ │ │ │ + stclcc 5, cr2, [r5], {192} @ 0xc0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r0, lsl r9 │ │ │ │ │ - svccc 0x00cfb5c8 │ │ │ │ │ + stclcc 5, cr2, [r5], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq pc, sp, r0, ror #23 │ │ │ │ │ - svccc 0x00cfb5d0 │ │ │ │ │ + stclcc 5, cr2, [r5], {208} @ 0xd0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r8, asr #18 │ │ │ │ │ - svccc 0x00cfb5d8 │ │ │ │ │ + stclcc 5, cr2, [r5], {216} @ 0xd8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ @ instruction: 0x007de998 │ │ │ │ │ - svccc 0x00cfb5e0 │ │ │ │ │ + stclcc 5, cr2, [r5], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ rsbseq sl, ip, r0, lsr #29 │ │ │ │ │ - svccc 0x00cfb5e8 │ │ │ │ │ + stclcc 5, cr2, [r5], {232} @ 0xe8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r7, fp, r0, lsl #11 │ │ │ │ │ - svccc 0x00cfb5f0 │ │ │ │ │ + stclcc 5, cr2, [r5], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sl, ip, r0, ror #22 │ │ │ │ │ - svccc 0x00cfb5f8 │ │ │ │ │ + stclcc 5, cr2, [r5], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0x007cae90 │ │ │ │ │ - svccc 0x00cfb600 │ │ │ │ │ + stclcc 6, cr2, [r5], {0} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, asr pc │ │ │ │ │ rsceq ip, pc, r9, ror r4 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r8, lsr #32 │ │ │ │ │ - svccc 0x00cfb610 │ │ │ │ │ + stclcc 6, cr2, [r5], {16} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq pc, sp, r0, ror #21 │ │ │ │ │ - svccc 0x00cfb618 │ │ │ │ │ + stclcc 6, cr2, [r5], {24} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r0, lsr #17 │ │ │ │ │ - svccc 0x00cfb620 │ │ │ │ │ + stclcc 6, cr2, [r5], {32} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r0, lr, r0, lsr #22 │ │ │ │ │ - svccc 0x00cfb628 │ │ │ │ │ + stclcc 6, cr2, [r5], {40} @ 0x28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq sl, ip, r8, lsl #29 │ │ │ │ │ - svccc 0x00cfb630 │ │ │ │ │ + stclcc 6, cr2, [r5], {48} @ 0x30 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ ldrsbteq sl, [ip], #-232 @ 0xffffff18 │ │ │ │ │ - svccc 0x00cfb638 │ │ │ │ │ + stclcc 6, cr2, [r5], {56} @ 0x38 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsbseq lr, sp, r0, lsr r8 │ │ │ │ │ - svccc 0x00cfb640 │ │ │ │ │ + stclcc 6, cr2, [r5], {64} @ 0x40 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrshteq lr, [sp], #-72 @ 0xffffffb8 │ │ │ │ │ - svccc 0x00cfb648 │ │ │ │ │ + stclcc 6, cr2, [r5], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0x007de498 │ │ │ │ │ - svccc 0x00cfb650 │ │ │ │ │ + stclcc 6, cr2, [r5], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0x007de798 │ │ │ │ │ - svccc 0x00cfb658 │ │ │ │ │ + stclcc 6, cr2, [r5], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, ror #29 │ │ │ │ │ - svccc 0x00cfb660 │ │ │ │ │ + stclcc 6, cr2, [r5], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, ror pc │ │ │ │ │ - svccc 0x00cfb668 │ │ │ │ │ + stclcc 6, cr2, [r5], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr #10 │ │ │ │ │ - svccc 0x00cfb670 │ │ │ │ │ + stclcc 6, cr2, [r5], {112} @ 0x70 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror r6 │ │ │ │ │ - svccc 0x00cfb678 │ │ │ │ │ + stclcc 6, cr2, [r5], {120} @ 0x78 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror r5 │ │ │ │ │ - svccc 0x00cfb680 │ │ │ │ │ + stclcc 6, cr2, [r5], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0x007de698 │ │ │ │ │ - svccc 0x00cfb688 │ │ │ │ │ + stclcc 6, cr2, [r5], {136} @ 0x88 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, asr #29 │ │ │ │ │ - svccc 0x00cfb690 │ │ │ │ │ + stclcc 6, cr2, [r5], {144} @ 0x90 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrshteq sp, [sp], #-232 @ 0xffffff18 │ │ │ │ │ - svccc 0x00cfb698 │ │ │ │ │ + stclcc 6, cr2, [r5], {152} @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, ror #30 │ │ │ │ │ - svccc 0x00cfb6a0 │ │ │ │ │ + stclcc 6, cr2, [r5], {160} @ 0xa0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror #14 │ │ │ │ │ - svccc 0x00cfb6a8 │ │ │ │ │ + stclcc 6, cr2, [r5], {168} @ 0xa8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #13 │ │ │ │ │ - svccc 0x00cfb6b0 │ │ │ │ │ + stclcc 6, cr2, [r5], {176} @ 0xb0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0x007dde98 │ │ │ │ │ - svccc 0x00cfb6b8 │ │ │ │ │ + stclcc 6, cr2, [r5], {184} @ 0xb8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr #14 │ │ │ │ │ - svccc 0x00cfb6c0 │ │ │ │ │ + stclcc 6, cr2, [r5], {192} @ 0xc0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsl #30 │ │ │ │ │ - svccc 0x00cfb6c8 │ │ │ │ │ + stclcc 6, cr2, [r5], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr r6 │ │ │ │ │ - svccc 0x00cfb6d0 │ │ │ │ │ + stclcc 6, cr2, [r5], {208} @ 0xd0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #14 │ │ │ │ │ - svccc 0x00cfb6d8 │ │ │ │ │ + stclcc 6, cr2, [r5], {216} @ 0xd8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr #11 │ │ │ │ │ - svccc 0x00cfb6e0 │ │ │ │ │ + stclcc 6, cr2, [r5], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrhteq sp, [sp], #-232 @ 0xffffff18 │ │ │ │ │ - svccc 0x00cfb6e8 │ │ │ │ │ + stclcc 6, cr2, [r5], {232} @ 0xe8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr r5 │ │ │ │ │ - svccc 0x00cfb6f0 │ │ │ │ │ + stclcc 6, cr2, [r5], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrhteq lr, [sp], #-120 @ 0xffffff88 │ │ │ │ │ - svccc 0x00cfb6f8 │ │ │ │ │ + stclcc 6, cr2, [r5], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrhteq lr, [sp], #-88 @ 0xffffffa8 │ │ │ │ │ - svccc 0x00cfb700 │ │ │ │ │ + stclcc 7, cr2, [r5], {0} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr #9 │ │ │ │ │ - svccc 0x00cfb708 │ │ │ │ │ + stclcc 7, cr2, [r5], {8} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrshteq lr, [sp], #-88 @ 0xffffffa8 │ │ │ │ │ - svccc 0x00cfb710 │ │ │ │ │ + stclcc 7, cr2, [r5], {16} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror #11 │ │ │ │ │ - svccc 0x00cfb718 │ │ │ │ │ + stclcc 7, cr2, [r5], {24} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr #12 │ │ │ │ │ - svccc 0x00cfb720 │ │ │ │ │ + stclcc 7, cr2, [r5], {32} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrsbteq lr, [sp], #-88 @ 0xffffffa8 │ │ │ │ │ - svccc 0x00cfb728 │ │ │ │ │ + stclcc 7, cr2, [r5], {40} @ 0x28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, asr #30 │ │ │ │ │ - svccc 0x00cfb730 │ │ │ │ │ + stclcc 7, cr2, [r5], {48} @ 0x30 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr #11 │ │ │ │ │ - svccc 0x00cfb738 │ │ │ │ │ + stclcc 7, cr2, [r5], {56} @ 0x38 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr #12 │ │ │ │ │ - svccc 0x00cfb740 │ │ │ │ │ + stclcc 7, cr2, [r5], {64} @ 0x40 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror #12 │ │ │ │ │ - svccc 0x00cfb748 │ │ │ │ │ + stclcc 7, cr2, [r5], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror #13 │ │ │ │ │ - svccc 0x00cfb750 │ │ │ │ │ + stclcc 7, cr2, [r5], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr r5 │ │ │ │ │ - svccc 0x00cfb758 │ │ │ │ │ + stclcc 7, cr2, [r5], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #12 │ │ │ │ │ - svccc 0x00cfb760 │ │ │ │ │ + stclcc 7, cr2, [r5], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl r7 │ │ │ │ │ - svccc 0x00cfb768 │ │ │ │ │ + stclcc 7, cr2, [r5], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr #13 │ │ │ │ │ - svccc 0x00cfb770 │ │ │ │ │ + stclcc 7, cr2, [r5], {112} @ 0x70 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ sbcseq r2, r6, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ sbcseq r1, r6, r8, lsr r0 │ │ │ │ │ teqhi r3, #603979779 @ 0x24000003 │ │ │ │ │ svccc 0x002e80d2 │ │ │ │ │ @@ -1592040,15 +1592270,15 @@ │ │ │ │ │ rsceq lr, r8, r0, lsl #31 │ │ │ │ │ andeq lr, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r5, r0 │ │ │ │ │ rsceq sl, r3, r8, ror #18 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r8, r8, r8, ror r2 │ │ │ │ │ andeq pc, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq pc, r2, r1, lsl #16 │ │ │ │ │ ldrhteq ip, [r9], r8 │ │ │ │ │ rsceq r9, r8, r8, asr #7 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -1592184,15 +1592414,15 @@ │ │ │ │ │ rsceq r1, r9, r8, lsl #9 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007cb298 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r0, lsl r4 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq sl, r8, r8, asr #29 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ ldrdeq r0, [r9], #208 @ 0xd0 @ │ │ │ │ │ @@ -1592208,15 +1592438,15 @@ │ │ │ │ │ rsceq r5, r9, r0, lsl r4 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, ror #29 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ smlaleq r0, r9, r8, pc @ │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r9, r9, r8, lsr #21 │ │ │ │ │ strhteq r4, [r1], -r5 │ │ │ │ │ adcseq r9, r8, r8, lsl fp │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1592232,15 +1592462,15 @@ │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq pc, [sp], #32 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r1, r9, r8, lsl #3 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq ip, r8, r0, ror #30 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1592384,15 +1592614,15 @@ │ │ │ │ │ rsceq r1, r9, r8, lsr r6 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r0, lsr lr │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r1, r9, r8, lsr r6 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r0, lsr #7 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq fp, r8, r0, lsl r9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1592448,15 +1592678,15 @@ │ │ │ │ │ adcseq ip, fp, r0, lsr r5 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, asr #12 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r1, r9, r0, lsl #25 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrhteq pc, [r9], r8 @ │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1592632,15 +1592862,15 @@ │ │ │ │ │ rsceq r1, r9, r8, asr #19 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r1, r9, r8, asr #19 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andseq fp, pc, sp, asr #7 │ │ │ │ │ adcseq pc, r9, r8, asr #9 │ │ │ │ │ addseq r5, fp, r8, ror fp │ │ │ │ │ strhteq r3, [r9], #192 @ 0xc0 │ │ │ │ │ @@ -1595638,187 +1595868,187 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ ... │ │ │ │ │ rsbseq r8, pc, lr, lsl #23 │ │ │ │ │ sbcseq sp, r6, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror r7 │ │ │ │ │ - svccc 0x00cfb778 │ │ │ │ │ + stclcc 7, cr2, [r5], {120} @ 0x78 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrhteq sp, [sp], #-248 @ 0xffffff08 │ │ │ │ │ - svccc 0x00cfb780 │ │ │ │ │ + stclcc 7, cr2, [r5], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsr #30 │ │ │ │ │ - svccc 0x00cfb798 │ │ │ │ │ + stclcc 7, cr2, [r5], {152} @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr #13 │ │ │ │ │ - svccc 0x00cfb7a0 │ │ │ │ │ + stclcc 7, cr2, [r5], {160} @ 0xa0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrsbteq sp, [sp], #-232 @ 0xffffff18 │ │ │ │ │ - svccc 0x00cfb7a8 │ │ │ │ │ + stclcc 7, cr2, [r5], {168} @ 0xa8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsr #31 │ │ │ │ │ - svccc 0x00cfb7b0 │ │ │ │ │ + stclcc 7, cr2, [r5], {176} @ 0xb0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl r6 │ │ │ │ │ - svccc 0x00cfb7b8 │ │ │ │ │ + stclcc 7, cr2, [r5], {184} @ 0xb8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr r7 │ │ │ │ │ - svccc 0x00cfb7c0 │ │ │ │ │ + stclcc 7, cr2, [r5], {192} @ 0xc0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr #14 │ │ │ │ │ - svccc 0x00cfb7c8 │ │ │ │ │ + stclcc 7, cr2, [r5], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrshteq lr, [sp], #-104 @ 0xffffff98 │ │ │ │ │ - svccc 0x00cfb7d0 │ │ │ │ │ + stclcc 7, cr2, [r5], {208} @ 0xd0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsr pc │ │ │ │ │ - svccc 0x00cfb7d8 │ │ │ │ │ + stclcc 7, cr2, [r5], {216} @ 0xd8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, asr lr │ │ │ │ │ - svccc 0x00cfb7e0 │ │ │ │ │ + stclcc 7, cr2, [r5], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, ror lr │ │ │ │ │ - svccc 0x00cfb7e8 │ │ │ │ │ + stclcc 7, cr2, [r5], {232} @ 0xe8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr #10 │ │ │ │ │ - svccc 0x00cfb7f0 │ │ │ │ │ + stclcc 7, cr2, [r5], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr r6 │ │ │ │ │ - svccc 0x00cfb7f8 │ │ │ │ │ + stclcc 7, cr2, [r5], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, asr #15 │ │ │ │ │ - svccc 0x00cfb800 │ │ │ │ │ + stclcc 8, cr2, [r5], {0} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr #15 │ │ │ │ │ - svccc 0x00cfb808 │ │ │ │ │ + stclcc 8, cr2, [r5], {8} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsl #31 │ │ │ │ │ - svccc 0x00cfb810 │ │ │ │ │ + stclcc 8, cr2, [r5], {16} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, asr pc │ │ │ │ │ - svccc 0x00cfb818 │ │ │ │ │ + stclcc 8, cr2, [r5], {24} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #15 │ │ │ │ │ - svccc 0x00cfb820 │ │ │ │ │ + stclcc 8, cr2, [r5], {32} │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl r5 │ │ │ │ │ - svccc 0x00cfb828 │ │ │ │ │ + stclcc 8, cr2, [r5], {40} @ 0x28 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #10 │ │ │ │ │ - svccc 0x00cfb830 │ │ │ │ │ + stclcc 8, cr2, [r5], {48} @ 0x30 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsl pc │ │ │ │ │ - svccc 0x00cfb838 │ │ │ │ │ + stclcc 8, cr2, [r5], {56} @ 0x38 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrhteq lr, [sp], #-104 @ 0xffffff98 │ │ │ │ │ - svccc 0x00cfb840 │ │ │ │ │ + stclcc 8, cr2, [r5], {64} @ 0x40 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0x007de598 │ │ │ │ │ - svccc 0x00cfb848 │ │ │ │ │ + stclcc 8, cr2, [r5], {72} @ 0x48 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrsbteq lr, [sp], #-120 @ 0xffffff88 │ │ │ │ │ - svccc 0x00cfb850 │ │ │ │ │ + stclcc 8, cr2, [r5], {80} @ 0x50 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsl #29 │ │ │ │ │ - svccc 0x00cfb858 │ │ │ │ │ + stclcc 8, cr2, [r5], {88} @ 0x58 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0x007ddf98 │ │ │ │ │ - svccc 0x00cfb860 │ │ │ │ │ + stclcc 8, cr2, [r5], {96} @ 0x60 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, lsr #29 │ │ │ │ │ - svccc 0x00cfb868 │ │ │ │ │ + stclcc 8, cr2, [r5], {104} @ 0x68 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrsbteq lr, [sp], #-104 @ 0xffffff98 │ │ │ │ │ - svccc 0x00cfb870 │ │ │ │ │ + stclcc 8, cr2, [r5], {112} @ 0x70 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsl #11 │ │ │ │ │ - svccc 0x00cfb878 │ │ │ │ │ + stclcc 8, cr2, [r5], {120} @ 0x78 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq sp, sp, r8, ror #28 │ │ │ │ │ - svccc 0x00cfb880 │ │ │ │ │ + stclcc 8, cr2, [r5], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, ror #10 │ │ │ │ │ - svccc 0x00cfb898 │ │ │ │ │ + stclcc 8, cr2, [r5], {152} @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsbseq lr, sp, r8, lsr r7 │ │ │ │ │ - svccc 0x00cfb8b0 │ │ │ │ │ + stclcc 8, cr2, [r5], {176} @ 0xb0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ @ instruction: 0x009a47d8 │ │ │ │ │ rsbseq lr, sp, r8, ror #15 │ │ │ │ │ - svccc 0x00cfb8c8 │ │ │ │ │ + stclcc 8, cr2, [r5], {200} @ 0xc8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq pc, sp, r8, asr #21 │ │ │ │ │ - svccc 0x00cfb8e0 │ │ │ │ │ + stclcc 8, cr2, [r5], {224} @ 0xe0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrdeq pc, [sp], #160 @ 0xa0 │ │ │ │ │ - svccc 0x00cfb8f8 │ │ │ │ │ + stclcc 8, cr2, [r5], {248} @ 0xf8 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r6, fp, r8, lsl #12 │ │ │ │ │ - svccc 0x00cfdb8c │ │ │ │ │ + vstmiacc r5, {d20-d25} │ │ │ │ │ andeq lr, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smulleq sp, r7, r0, lr │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ ldrdeq pc, [sp], #144 @ 0x90 │ │ │ │ │ - svccc 0x00cfe4cc │ │ │ │ │ + stclcc 4, cr5, [r5], {204} @ 0xcc │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r6, sl, r8, lsl r4 │ │ │ │ │ rsceq r3, pc, sp, ror #3 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ strheq pc, [sp], #152 @ 0x98 @ │ │ │ │ │ - svccc 0x00cfe6f0 │ │ │ │ │ + stclcc 6, cr5, [r5], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq pc, sp, r0, asr #19 │ │ │ │ │ - svccc 0x00cfe6f4 │ │ │ │ │ + stclcc 6, cr5, [r5], {244} @ 0xf4 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ smulleq r7, fp, r0, r5 │ │ │ │ │ - svccc 0x00cfeef8 │ │ │ │ │ + stclcc 14, cr5, [r5], {248} @ 0xf8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ rscseq r4, sl, r8, lsr #31 │ │ │ │ │ rsceq ip, pc, r1, lsl r4 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq pc, sp, r0, asr #17 │ │ │ │ │ @@ -1596250,23 +1596480,23 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r8, ror #18 │ │ │ │ │ rsceq r7, pc, sp, ror r7 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ smulleq r7, fp, r8, r4 │ │ │ │ │ - svccc 0x00cfcff0 │ │ │ │ │ + stclcc 15, cr3, [r5], {240} @ 0xf0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ ldrdeq r6, [fp], #248 @ 0xf8 │ │ │ │ │ - svccc 0x00cfd02c │ │ │ │ │ + stclcc 0, cr4, [r5], {44} @ 0x2c │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ strheq r9, [sl], #32 │ │ │ │ │ - svccc 0x00cfd044 │ │ │ │ │ + stclcc 0, cr4, [r5], {68} @ 0x44 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq r6, fp, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r6, fp, r0, asr #31 │ │ │ │ │ @@ -1603036,328 +1603266,330 @@ │ │ │ │ │ rsceq r5, r7, r8 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ │ ... │ │ │ │ │ umulleq r0, r0, sp, fp @ │ │ │ │ │ ... │ │ │ │ │ + andeq r2, r0, fp, asr r0 │ │ │ │ │ + ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7be60 <__bss_end__@@Base+0x67e7b0> │ │ │ │ │ - strbtvc r7, [r1], #-1073 @ 0xfffffbcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7be68 <__bss_end__@@Base+0x67e7b8> │ │ │ │ │ + strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d7be74 <__bss_end__@@Base+0x67e7c4> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ d7c044 <__bss_end__@@Base+0x67e994> │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1622016 @ 0x18c000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7bea8 <__bss_end__@@Base+0x67e7f8> │ │ │ │ │ - stclvs 15, cr6, [sp, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7beb0 <__bss_end__@@Base+0x67e800> │ │ │ │ │ + strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbeq r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ ldrtvs r7, [r3], #-615 @ 0xfffffd99 │ │ │ │ │ ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7bee8 <__bss_end__@@Base+0x67e838> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7bef0 <__bss_end__@@Base+0x67e840> │ │ │ │ │ + strbvs r6, [r6, #-3634]! @ 0xfffff1ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcvs 0x00636564 │ │ │ │ │ - ldrbvc r6, [pc], #-1380 @ d7c0cc <__bss_end__@@Base+0x67ea1c> │ │ │ │ │ - stmdbvs r5!, {r0, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbvc r6, [pc], #-1380 @ d7c0d4 <__bss_end__@@Base+0x67ea24> │ │ │ │ │ + stclcs 13, cr6, [r5, #-420]! @ 0xfffffe5c │ │ │ │ │ + streq r0, [pc, #-2098] @ d7b8aa <__bss_end__@@Base+0x67e1fa> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7bf28 <__bss_end__@@Base+0x67e878> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7bf30 <__bss_end__@@Base+0x67e880> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - svceq 0x00746e65 │ │ │ │ │ + cdpvs 14, 7, cr6, cr4, cr5, {3} │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ cmnvs r4, #1680 @ 0x690 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr15, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1140850687 @ 0xbc000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7bf78 <__bss_end__@@Base+0x67e8c8> │ │ │ │ │ - rsbvc r7, pc, r2, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7bf80 <__bss_end__@@Base+0x67e8d0> │ │ │ │ │ + ldmdbmi r4, {r1, r4, r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x006e696d │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpvs pc, #6619136 @ 0x650000 │ │ │ │ │ - cmnvc r4, #1962934272 @ 0x75000000 │ │ │ │ │ + svcpl 0x00657475 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7bfc8 <__bss_end__@@Base+0x67e918> │ │ │ │ │ - ldrbvs r6, [pc], #-2355 @ d7c184 <__bss_end__@@Base+0x67ead4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7bfd0 <__bss_end__@@Base+0x67e920> │ │ │ │ │ + svcmi 0x004d4533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00636564 │ │ │ │ │ - rsbscs r7, r2, sp, rrx │ │ │ │ │ - stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #109 @ 0x6d │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c010 <__bss_end__@@Base+0x67e960> │ │ │ │ │ - movweq r7, #62257 @ 0xf331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c018 <__bss_end__@@Base+0x67e968> │ │ │ │ │ + svcpl 0x00657331 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ ldrbtvc r6, [r3], #-3952 @ 0xfffff090 │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ rsbvc r7, r9, r3, ror #4 │ │ │ │ │ - cmpvs r6, r4, ror r0 │ │ │ │ │ + rsbscs r6, r3, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c058 <__bss_end__@@Base+0x67e9a8> │ │ │ │ │ - stmdbvs ip!, {r0, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c060 <__bss_end__@@Base+0x67e9b0> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ + subpl r2, pc, r3, lsr pc @ │ │ │ │ │ strbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ │ strbtvs r7, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ - rsbvc r6, r5, #-738197503 @ 0xd4000001 │ │ │ │ │ - ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ + bvs 26d5024 <_edata@@Base+0x482024> │ │ │ │ │ + stmdaeq r0, {r0} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c0a0 <__bss_end__@@Base+0x67e9f0> │ │ │ │ │ - cmnvs r4, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c0a8 <__bss_end__@@Base+0x67e9f8> │ │ │ │ │ + strbmi r4, [sp, #-2353] @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ - bvc 27d905c <_edata@@Base+0x58605c> │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + bvc 27d9064 <_edata@@Base+0x586064> │ │ │ │ │ + ldrbvs r2, [r4, #-3429]! @ 0xfffff29b │ │ │ │ │ + stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c0e8 <__bss_end__@@Base+0x67ea38> │ │ │ │ │ - strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c0f0 <__bss_end__@@Base+0x67ea40> │ │ │ │ │ + ldrbeq r7, [r4, #-1331]! @ 0xfffffacd │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 27d7430 <_edata@@Base+0x584430> │ │ │ │ │ + bvc 27d7438 <_edata@@Base+0x584438> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + vstrcs d4, [r5, #-336] @ 0xfffffeb0 │ │ │ │ │ svcvs 0x00666e69 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c120 <__bss_end__@@Base+0x67ea70> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c128 <__bss_end__@@Base+0x67ea78> │ │ │ │ │ + rsbvc r7, pc, r1, lsr r2 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvs r3, #1867776 @ 0x1c8000 │ │ │ │ │ sbcseq r8, r3, r9, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c160 <__bss_end__@@Base+0x67eab0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c168 <__bss_end__@@Base+0x67eab8> │ │ │ │ │ + strbvs r7, [ip, #-1330]! @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + stclmi 5, cr4, [r1, #-196] @ 0xffffff3c │ │ │ │ │ stmdbvs r5!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ rsbseq r6, r4, lr, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c1a0 <__bss_end__@@Base+0x67eaf0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c1a8 <__bss_end__@@Base+0x67eaf8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpmi 3, 4, cr7, cr7, cr5, {3} │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdavs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c1e0 <__bss_end__@@Base+0x67eb30> │ │ │ │ │ - cmnvs r1, #268435459 @ 0x10000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c1e8 <__bss_end__@@Base+0x67eb38> │ │ │ │ │ + ldrbmi r5, [r3, #-561] @ 0xfffffdcf │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d7c1e8 <__bss_end__@@Base+0x67eb38> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ d7c1f0 <__bss_end__@@Base+0x67eb40> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbsvc r7, r8, lr, ror #6 │ │ │ │ │ + stclvs 3, cr7, [r1], #-440 @ 0xfffffe48 │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ stmdbvs fp!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbtvs r6, [lr], #-3180 @ 0xfffff394 │ │ │ │ │ - strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ + strbtvc r6, [r9], #-3180 @ 0xfffff394 │ │ │ │ │ + cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c228 <__bss_end__@@Base+0x67eb78> │ │ │ │ │ - svcvs 0x00697432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c230 <__bss_end__@@Base+0x67eb80> │ │ │ │ │ + andeq r0, r0, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ d7c278 <__bss_end__@@Base+0x67ebc8> │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ d7c280 <__bss_end__@@Base+0x67ebd0> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r3, ror #10 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c270 <__bss_end__@@Base+0x67ebc0> │ │ │ │ │ - mcrmi 4, 3, r6, cr5, cr2, {1} │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ d7c314 <__bss_end__@@Base+0x67ec64> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c278 <__bss_end__@@Base+0x67ebc8> │ │ │ │ │ + ldclvs 13, cr6, [r5], #-200 @ 0xffffff38 │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ d7c31c <__bss_end__@@Base+0x67ec6c> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d7c284 <__bss_end__@@Base+0x67ebd4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d7c28c <__bss_end__@@Base+0x67ebdc> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ d7c2b4 <__bss_end__@@Base+0x67ec04> │ │ │ │ │ - andeq r0, r1, #816 @ 0x330 │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ rsbvs r6, r9, #499122176 @ 0x1dc00000 │ │ │ │ │ - mcrvs 12, 3, r6, cr12, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, ip, #29952 @ 0x7500 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c2b0 <__bss_end__@@Base+0x67ec00> │ │ │ │ │ - rsbvs r7, pc, #536870915 @ 0x20000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c2b8 <__bss_end__@@Base+0x67ec08> │ │ │ │ │ + subpl r4, r3, #209715200 @ 0xc800000 │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, #25088 @ 0x6200 │ │ │ │ │ + svcmi 0x00656c62 │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ @ instruction: 0x766e695f │ │ │ │ │ ldrbvs r7, [r3, #-613]! @ 0xfffffd9b │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdbmi r5, {r1, r4, r5, r9, sl, fp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c2e8 <__bss_end__@@Base+0x67ec38> │ │ │ │ │ - rsbsvc r6, r4, #800 @ 0x320 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c2f0 <__bss_end__@@Base+0x67ec40> │ │ │ │ │ + @ instruction: 0x732d6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ d7c30c <__bss_end__@@Base+0x67ec5c> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ d7c4dc <__bss_end__@@Base+0x67ee2c> │ │ │ │ │ stmdbvs r1!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmnvc r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c338 <__bss_end__@@Base+0x67ec88> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c340 <__bss_end__@@Base+0x67ec90> │ │ │ │ │ + rsbsvc r6, r3, r3, lsr r9 │ │ │ │ │ rsbvc r7, r1, r7, asr #4 │ │ │ │ │ cmnvs r3, r8, ror #18 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00207369 │ │ │ │ │ stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ @@ -1603367,1177 +1603599,1177 @@ │ │ │ │ │ cmnvc r9, #32, 6 @ 0x80000000 │ │ │ │ │ cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ ldrbtvc r6, [r2], #-355 @ 0xfffffe9d │ │ │ │ │ cmnvs r9, r5, ror #6 │ │ │ │ │ rsbsvc r5, r0, #440 @ 0x1b8 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr3, {3} │ │ │ │ │ + @ instruction: 0x46537473 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c390 <__bss_end__@@Base+0x67ece0> │ │ │ │ │ - sbcseq r8, r3, r2, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c398 <__bss_end__@@Base+0x67ece8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmnvs r7, lr, ror #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - ldccc 4, cr2, [sl, #-432]! @ 0xfffffe50 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c3d8 <__bss_end__@@Base+0x67ed28> │ │ │ │ │ - bcc 1c0565c <__bss_end__@@Base+0x1507fac> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c3e0 <__bss_end__@@Base+0x67ed30> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d7c3f4 <__bss_end__@@Base+0x67ed44> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d7c3fc <__bss_end__@@Base+0x67ed4c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - @ instruction: 0x412f0363 │ │ │ │ │ + ldrbvc r7, [r3, #-869]! @ 0xfffffc9b │ │ │ │ │ + cmnvs r3, #457179136 @ 0x1b400000 │ │ │ │ │ stclvs 12, cr6, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbvc r6, r1, #25856 @ 0x6500 │ │ │ │ │ - @ instruction: 0x412f030f │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c420 <__bss_end__@@Base+0x67ed70> │ │ │ │ │ - mcrmi 15, 2, r2, cr1, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c428 <__bss_end__@@Base+0x67ed78> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtcs r6, [r3], #-3169 @ 0xfffff39f │ │ │ │ │ + rsbsvc r6, r3, r1, ror #24 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r1, r2, r4, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + andeq r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c468 <__bss_end__@@Base+0x67edb8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c470 <__bss_end__@@Base+0x67edc0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs r4, pc, ror #28 │ │ │ │ │ - strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ + ldrbvc r6, [pc, #-3695] @ d7b7e9 <__bss_end__@@Base+0x67e139> │ │ │ │ │ + cmnvc r4, #1802240 @ 0x1b8000 │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ rsbvc r6, lr, r2, ror r1 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 0, cr7, [pc, #-444]! @ d7c4ac <__bss_end__@@Base+0x67edfc> │ │ │ │ │ + svcmi 0x002d4633 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c4b8 <__bss_end__@@Base+0x67ee08> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c4c0 <__bss_end__@@Base+0x67ee10> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - vsubvs.f32 s15, s10, s29 │ │ │ │ │ + svccs 0x000c0f6e │ │ │ │ │ cmnvs r2, r3, ror #12 │ │ │ │ │ ldrbvs r6, [pc], -sp, ror #10 │ │ │ │ │ stmdbvs r7!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbeq r7, r5, r4, ror #10 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c4f0 <__bss_end__@@Base+0x67ee40> │ │ │ │ │ - @ instruction: 0x012d1132 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c4f8 <__bss_end__@@Base+0x67ee48> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ - stclvs 2, cr7, [pc, #-448]! @ d7c518 <__bss_end__@@Base+0x67ee68> │ │ │ │ │ + ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + rsbscs r2, r3, r2, ror r7 │ │ │ │ │ + stclvs 2, cr7, [pc, #-448]! @ d7c520 <__bss_end__@@Base+0x67ee70> │ │ │ │ │ sbcseq r7, r3, r0, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c530 <__bss_end__@@Base+0x67ee80> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c538 <__bss_end__@@Base+0x67ee88> │ │ │ │ │ + stccs 15, cr0, [r7], {49} @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ stmdbvs r6!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ svcvs 0x005f656e │ │ │ │ │ svcvs 0x00727070 │ │ │ │ │ ldrbtvc r6, [r2], #-1392 @ 0xfffffa90 │ │ │ │ │ - strtcs r7, [r0], #-633 @ 0xfffffd87 │ │ │ │ │ - @ instruction: 0x46455250 │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c580 <__bss_end__@@Base+0x67eed0> │ │ │ │ │ - strbpl r2, [r6, #-3121] @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c588 <__bss_end__@@Base+0x67eed8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ d7c5b4 <__bss_end__@@Base+0x67ef04> │ │ │ │ │ + cmnne pc, r3, lsr lr @ │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ - cdpvs 1, 6, cr6, cr12, cr13, {3} │ │ │ │ │ + cmnvs ip, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c5d0 <__bss_end__@@Base+0x67ef20> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c5d8 <__bss_end__@@Base+0x67ef28> │ │ │ │ │ + rsbvc r7, r9, #838860800 @ 0x32000000 │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - svcpl 0x006c656c │ │ │ │ │ + svcmi 0x0054656c │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-464]! @ d7c5e8 <__bss_end__@@Base+0x67ef38> │ │ │ │ │ + movweq r5, #62258 @ 0xf332 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c608 <__bss_end__@@Base+0x67ef58> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c610 <__bss_end__@@Base+0x67ef60> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + cdpeq 3, 0, cr7, cr0, cr5, {3} │ │ │ │ │ ldclvs 1, cr6, [r2, #-416]! @ 0xfffffe60 │ │ │ │ │ cmnvs r9, #1776 @ 0x6f0 │ │ │ │ │ cmnvs r5, pc, asr sp │ │ │ │ │ - stclvs 6, cr7, [r1], #-440 @ 0xfffffe48 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c650 <__bss_end__@@Base+0x67efa0> │ │ │ │ │ - ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c658 <__bss_end__@@Base+0x67efa8> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 5, cr7, [ip], #-392 @ 0xfffffe78 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r4, #-1380]! @ 0xfffffa9c │ │ │ │ │ mcrvs 13, 3, r6, cr9, cr2, {3} │ │ │ │ │ - ldclcs 14, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ - subpl r4, r5, #3200 @ 0xc80 │ │ │ │ │ + rsbsvs r6, r4, #1552 @ 0x610 │ │ │ │ │ + rsbcs r6, ip, r5, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c6a8 <__bss_end__@@Base+0x67eff8> │ │ │ │ │ - @ instruction: 0x56206d32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c6b0 <__bss_end__@@Base+0x67f000> │ │ │ │ │ + svcmi 0x00656c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stclmi 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00636f74 │ │ │ │ │ cdpvs 0, 6, cr7, cr1, cr13, {3} │ │ │ │ │ - rsbvc r6, lr, #420 @ 0x1a4 │ │ │ │ │ + strbpl r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c700 <__bss_end__@@Base+0x67f050> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c708 <__bss_end__@@Base+0x67f058> │ │ │ │ │ + stccs 15, cr0, [r5], {51} @ 0x33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvs r5, r5, ror #6 │ │ │ │ │ + cdpvs 5, 6, cr6, cr1, cr1, {3} │ │ │ │ │ + strbtvc r6, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ sbcseq r7, r3, r2, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c748 <__bss_end__@@Base+0x67f098> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c750 <__bss_end__@@Base+0x67f0a0> │ │ │ │ │ + svceq 0x00094d32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stclcs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r3!, {r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - stclcs 5, cr6, [pc, #-488]! @ d7c760 <__bss_end__@@Base+0x67f0b0> │ │ │ │ │ - pushmi {r0, r4, r5, fp, ip, lr} │ │ │ │ │ + strbtvs r6, [lr], #-1402 @ 0xfffffa86 │ │ │ │ │ + cdpmi 13, 2, cr6, cr0, cr15, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c7a0 <__bss_end__@@Base+0x67f0f0> │ │ │ │ │ - subpl r7, pc, r3, lsr r3 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c7a8 <__bss_end__@@Base+0x67f0f8> │ │ │ │ │ + svcpl 0x00746f33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ d7c7e0 <__bss_end__@@Base+0x67f130> │ │ │ │ │ - svcmi 0x00524331 │ │ │ │ │ + rsbsvc r7, r5, r8, ror #6 │ │ │ │ │ + rsbscs r6, r4, ip, ror #30 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbtvc r6, [r3], #-1394 @ 0xfffffa8e │ │ │ │ │ - rsbspl r7, r4, #268435462 @ 0x10000006 │ │ │ │ │ + ldrbtvc r7, [r4], #-609 @ 0xfffffd9f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c7e8 <__bss_end__@@Base+0x67f138> │ │ │ │ │ - streq r0, [pc, #-2097] @ d7c173 <__bss_end__@@Base+0x67eac3> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c7f0 <__bss_end__@@Base+0x67f140> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ svcvs 0x00462073 │ │ │ │ │ strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - strbvc r7, [r6, #-878] @ 0xfffffc92 │ │ │ │ │ + rsbsvc r7, r3, lr, ror #6 │ │ │ │ │ andeq r7, r0, r2, asr r9 │ │ │ │ │ ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c820 <__bss_end__@@Base+0x67f170> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c828 <__bss_end__@@Base+0x67f178> │ │ │ │ │ + cmnvs r3, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - rsbvc r6, pc, #432013312 @ 0x19c00000 │ │ │ │ │ + svceq 0x00455467 │ │ │ │ │ strbtvs r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ rsbseq r6, r3, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c868 <__bss_end__@@Base+0x67f1b8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c870 <__bss_end__@@Base+0x67f1c0> │ │ │ │ │ + svceq 0x00455433 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ strbvs r6, [r4, #-3917]! @ 0xfffff0b3 │ │ │ │ │ ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ strbvs r6, [r8, #-884]! @ 0xfffffc8c │ │ │ │ │ - cmnvc lr, #460 @ 0x1cc │ │ │ │ │ + svcpl 0x00726573 │ │ │ │ │ stmdbvs r6!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldrbvc r6, [pc], -lr, ror #10 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnpl r5, r2, ror #24 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c8a0 <__bss_end__@@Base+0x67f1f0> │ │ │ │ │ - svceq 0x00085832 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c8a8 <__bss_end__@@Base+0x67f1f8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbpl r6, lr, #420 @ 0x1a4 │ │ │ │ │ + cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr8, {3} │ │ │ │ │ sbcseq r6, r3, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c8e8 <__bss_end__@@Base+0x67f238> │ │ │ │ │ - eorpl r0, pc, r2, lsr r3 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c8f0 <__bss_end__@@Base+0x67f240> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x0072675f │ │ │ │ │ rsbvc r6, r5, #1568 @ 0x620 │ │ │ │ │ ldrbvc r6, [r1, #-1375]! @ 0xfffffaa1 │ │ │ │ │ - ldmdaeq r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d050f │ │ │ │ │ + strbtvs r6, [r1], #-3169 @ 0xfffff39f │ │ │ │ │ + @ instruction: 0x7761715f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c930 <__bss_end__@@Base+0x67f280> │ │ │ │ │ - svceq 0x00085833 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c938 <__bss_end__@@Base+0x67f288> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ ldmdbvc r2!, {r0, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r4, r6, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c970 <__bss_end__@@Base+0x67f2c0> │ │ │ │ │ - sbcseq r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c978 <__bss_end__@@Base+0x67f2c8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvc r2!, {r0, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbmi r6, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ cmnvs r9, #2030043136 @ 0x79000000 │ │ │ │ │ stmdavc r1!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1543503871 @ 0xa4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c9a0 <__bss_end__@@Base+0x67f2f0> │ │ │ │ │ - cmnvs r3, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c9a8 <__bss_end__@@Base+0x67f2f8> │ │ │ │ │ + rsbcs r7, r5, r2, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ sbcseq r8, r3, r6, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7c9d8 <__bss_end__@@Base+0x67f328> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7c9e0 <__bss_end__@@Base+0x67f330> │ │ │ │ │ + andeq r3, r1, r2, lsr r9 │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d7c9e4 <__bss_end__@@Base+0x67f334> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d7c9ec <__bss_end__@@Base+0x67f33c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x43206c65 │ │ │ │ │ - @ instruction: 0x732d6968 │ │ │ │ │ + rsbvc r7, r1, #423624704 @ 0x19400000 │ │ │ │ │ + eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ rsbvc r7, pc, r0, ror r2 @ │ │ │ │ │ sbcseq r8, r3, r3, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7ca08 <__bss_end__@@Base+0x67f358> │ │ │ │ │ - andeq r6, r0, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7ca10 <__bss_end__@@Base+0x67f360> │ │ │ │ │ + @ instruction: 0x66623231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ vnmulvs.f16 s13, s2, s5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7ca48 <__bss_end__@@Base+0x67f398> │ │ │ │ │ - mrrcmi 13, 3, r4, r0, cr3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7ca50 <__bss_end__@@Base+0x67f3a0> │ │ │ │ │ + stccc 2, cr7, [r0], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - svcmi 0x00497374 │ │ │ │ │ + ldclvs 1, cr6, [r9], #-388 @ 0xfffffe7c │ │ │ │ │ + cdpvs 2, 6, cr7, cr9, cr15, {3} │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbtvc r6, [r3], #-3952 @ 0xfffff090 │ │ │ │ │ stclvs 13, cr6, [r2], #-388 @ 0xfffffe7c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ d7cabc <__bss_end__@@Base+0x67f40c> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7caa0 <__bss_end__@@Base+0x67f3f0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7caa8 <__bss_end__@@Base+0x67f3f8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00737361 │ │ │ │ │ strbvs r5, [ip, #-3939]! @ 0xfffff09d │ │ │ │ │ strbtvs r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ cmpvc pc, r2, ror r5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cad0 <__bss_end__@@Base+0x67f420> │ │ │ │ │ - subpl r4, sp, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cad8 <__bss_end__@@Base+0x67f428> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - rsbvc r7, pc, #108, 6 @ 0xb0000001 │ │ │ │ │ - stmdbeq r0, {r0, r1, r4, r5, r6} │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r7, [r4, #-1391]! @ 0xfffffa91 │ │ │ │ │ rsbvc r6, r1, r2, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cb20 <__bss_end__@@Base+0x67f470> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cb28 <__bss_end__@@Base+0x67f478> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ smcvs 50928 @ 0xc6f0 │ │ │ │ │ rsbvc r6, pc, #119537664 @ 0x7200000 │ │ │ │ │ - cmnvc r9, #7143424 @ 0x6d0000 │ │ │ │ │ - @ instruction: 0x532c050f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cb68 <__bss_end__@@Base+0x67f4b8> │ │ │ │ │ - svcmi 0x00555131 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cb70 <__bss_end__@@Base+0x67f4c0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ svcvs 0x00432072 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - @ instruction: 0x77617273 │ │ │ │ │ + mcrvs 2, 3, r6, cr9, cr3, {3} │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ ldrbvs r7, [r2, #-95]! @ 0xffffffa1 │ │ │ │ │ ldmdbvs r3!, {r0, r1, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r4], -pc, ror #28 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cba8 <__bss_end__@@Base+0x67f4f8> │ │ │ │ │ - strtmi r0, [ip], #-2355 @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cbb0 <__bss_end__@@Base+0x67f500> │ │ │ │ │ + @ instruction: 0x6c616933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ cdpvs 2, 6, cr7, cr9, cr7, {3} │ │ │ │ │ teqcc ip, r4, rrx │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r4, r5, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-248]! @ d7cca0 <__bss_end__@@Base+0x67f5f0> │ │ │ │ │ + @ instruction: 0x412d5432 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cbe8 <__bss_end__@@Base+0x67f538> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cbf0 <__bss_end__@@Base+0x67f540> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbtvc r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ - cmnvs r2, pc, ror #14 │ │ │ │ │ + ldrbvs r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ - stclvs 2, cr7, [pc], #-464 @ d7cc08 <__bss_end__@@Base+0x67f558> │ │ │ │ │ - subscs r4, r8, lr, ror #18 │ │ │ │ │ + stclvs 2, cr7, [pc], #-464 @ d7cc10 <__bss_end__@@Base+0x67f560> │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cc30 <__bss_end__@@Base+0x67f580> │ │ │ │ │ - stmdbeq ip, {r0, r4, r5, ip, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cc38 <__bss_end__@@Base+0x67f588> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1e4d350 <__bss_end__@@Base+0x174fca0> │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + blmi 1e4d358 <__bss_end__@@Base+0x174fca8> │ │ │ │ │ + stclmi 3, cr7, [pc, #-416] @ d7cc7c <__bss_end__@@Base+0x67f5cc> │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ svcvs 0x006c7069 │ │ │ │ │ svcvs 0x006d5f74 │ │ │ │ │ - cmnvs r9, #100, 10 @ 0x19000000 │ │ │ │ │ + stmdbvs lr!, {r2, r5, r6, r8, sl, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cc78 <__bss_end__@@Base+0x67f5c8> │ │ │ │ │ - svceq 0x00085032 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cc80 <__bss_end__@@Base+0x67f5d0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ strbvs r6, [r8, #-863]! @ 0xfffffca1 │ │ │ │ │ - ldrbvs r6, [pc, #-2915] @ d7c2fd <__bss_end__@@Base+0x67ec4d> │ │ │ │ │ + ldrbvs r6, [pc, #-2915] @ d7c305 <__bss_end__@@Base+0x67ec55> │ │ │ │ │ rsbvc r7, pc, #536870919 @ 0x20000007 │ │ │ │ │ - ldmdbvs r8!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-448]! @ d7ccb0 <__bss_end__@@Base+0x67f600> │ │ │ │ │ + stmdaeq r0, {r1, r4, r5} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7ccc0 <__bss_end__@@Base+0x67f610> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7ccc8 <__bss_end__@@Base+0x67f618> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbmi r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + strbvs r6, [lr, -r9, ror #30]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs ip!, {r0, r1, r2, r3, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, sp, ror #18 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvs r6, [r2], #-3935 @ 0xfffff0a1 │ │ │ │ │ - cdpvs 2, 5, cr7, cr15, cr5, {3} │ │ │ │ │ + strbtvs r7, [pc], -r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cd18 <__bss_end__@@Base+0x67f668> │ │ │ │ │ - ldrbpl r7, [r3], #-819 @ 0xfffffccd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cd20 <__bss_end__@@Base+0x67f670> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbtvc r6, [r3], #-629 @ 0xfffffd8b │ │ │ │ │ - rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ + svcmi 0x0050242f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cd60 <__bss_end__@@Base+0x67f6b0> │ │ │ │ │ - sbcseq r8, r3, r1, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cd68 <__bss_end__@@Base+0x67f6b8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, #24832 @ 0x6100 │ │ │ │ │ + rsbspl r6, r3, r1, ror #24 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvc r6, pc, pc, ror #26 │ │ │ │ │ strbvc r7, [sp, #-613]! @ 0xfffffd9b │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ d7cda4 <__bss_end__@@Base+0x67f6f4> │ │ │ │ │ + ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cdb0 <__bss_end__@@Base+0x67f700> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cdb8 <__bss_end__@@Base+0x67f708> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvs pc, #1605632 @ 0x188000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d7cdd4 <__bss_end__@@Base+0x67f724> │ │ │ │ │ - streq r0, [pc, #-2353] @ d7c673 <__bss_end__@@Base+0x67efc3> │ │ │ │ │ + @ instruction: 0x67697273 │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ d7cdf0 <__bss_end__@@Base+0x67f740> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cdf8 <__bss_end__@@Base+0x67f748> │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7ce00 <__bss_end__@@Base+0x67f750> │ │ │ │ │ + rsbsvs r6, r2, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stcleq 3, cr7, [ip, #-440] @ 0xfffffe48 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvc pc, #1605632 @ 0x188000 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1622016 @ 0x18c000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7ce50 <__bss_end__@@Base+0x67f7a0> │ │ │ │ │ - rsbsvc r7, r0, #3211264 @ 0x310000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7ce58 <__bss_end__@@Base+0x67f7a8> │ │ │ │ │ + ldrbpl r6, [r3, #-3633]! @ 0xfffff1cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ stclvs 6, cr7, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ - rsbscs r6, r2, r0, ror pc │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + ldmdbeq r2!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strtmi r0, [sp], #-1295 @ 0xfffffaf1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cea0 <__bss_end__@@Base+0x67f7f0> │ │ │ │ │ - sbcseq r8, r3, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cea8 <__bss_end__@@Base+0x67f7f8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - svceq 0x0073736c │ │ │ │ │ - subpl r2, ip, r4, lsl #30 │ │ │ │ │ + blvs 2919e48 <_edata@@Base+0x6c6e48> │ │ │ │ │ + subscc r6, pc, #25856 @ 0x6500 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ cmnvc r4, #6619136 @ 0x650000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cef0 <__bss_end__@@Base+0x67f840> │ │ │ │ │ - @ instruction: 0x56544531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cef8 <__bss_end__@@Base+0x67f848> │ │ │ │ │ + @ instruction: 0x46206c31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ d7cf0c <__bss_end__@@Base+0x67f85c> │ │ │ │ │ + beq 238f5a8 <_edata@@Base+0x13c5a8> │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ mcrvs 7, 3, r6, cr5, cr15, {2} │ │ │ │ │ stclvs 2, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ mcrvs 6, 3, r6, cr9, cr15, {2} │ │ │ │ │ svcpl 0x00657469 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cf48 <__bss_end__@@Base+0x67f898> │ │ │ │ │ - @ instruction: 0x56544532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cf50 <__bss_end__@@Base+0x67f8a0> │ │ │ │ │ + rsbvc r6, r5, #838860800 @ 0x32000000 │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, r2, ror #24 │ │ │ │ │ + rsbcs r6, r5, r2, ror #24 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ cmnvc r9, #1593835520 @ 0x5f000000 │ │ │ │ │ strbtvc r7, [r5], #-611 @ 0xfffffd9d │ │ │ │ │ cdpvs 15, 7, cr5, cr5, cr5, {3} │ │ │ │ │ rsbvc r6, pc, #110100480 @ 0x6900000 │ │ │ │ │ - subpl r4, r4, #1828716544 @ 0x6d000000 │ │ │ │ │ - stccs 15, cr0, [r9], {10} │ │ │ │ │ + ldrbtvs r6, [r4], #-1389 @ 0xfffffa93 │ │ │ │ │ + strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cfa0 <__bss_end__@@Base+0x67f8f0> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cfa8 <__bss_end__@@Base+0x67f8f8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr8, {3} │ │ │ │ │ cmpvc pc, #432013312 @ 0x19c00000 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr5, {3} │ │ │ │ │ ldmdbvc r2!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7cfe0 <__bss_end__@@Base+0x67f930> │ │ │ │ │ - ldmdbvs r0!, {r1, r4, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7cfe8 <__bss_end__@@Base+0x67f938> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcvs 0x00765f79 │ │ │ │ │ rsbeq r6, ip, r8, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d018 <__bss_end__@@Base+0x67f968> │ │ │ │ │ - stmdbmi ip, {r1, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d020 <__bss_end__@@Base+0x67f970> │ │ │ │ │ + sbcseq r7, r3, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbvc r7, [r2, #-1139]! @ 0xfffffb8d │ │ │ │ │ ldmdavs pc, {r1, r2, r4, r5, r6, r8, sl, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d050 <__bss_end__@@Base+0x67f9a0> │ │ │ │ │ - subscs r6, r8, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d058 <__bss_end__@@Base+0x67f9a8> │ │ │ │ │ + ldmdaeq r0, {r0, r4, r5, sl, ip, sp, lr}^ │ │ │ │ │ ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ @ instruction: 0x46206576 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbtvc r7, [r5], #-876 @ 0xfffffc94 │ │ │ │ │ sbcseq r8, r3, r1, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d078 <__bss_end__@@Base+0x67f9c8> │ │ │ │ │ - subpl r2, pc, r3, lsr pc @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d080 <__bss_end__@@Base+0x67f9d0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ svcpl 0x00686373 │ │ │ │ │ ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ - adcseq r6, r4, r1, ror #28 │ │ │ │ │ + rsbeq r6, r4, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d0b0 <__bss_end__@@Base+0x67fa00> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d0b8 <__bss_end__@@Base+0x67fa08> │ │ │ │ │ + @ instruction: 0x41242f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ svcpl 0x00686373 │ │ │ │ │ ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ - strbvc r6, [ip, #-3681]! @ 0xfffff19f │ │ │ │ │ - ldrbvc r6, [r3, -sp, ror #28]! │ │ │ │ │ + streq r6, [pc], #-3681 @ d7d2a0 <__bss_end__@@Base+0x67fbf0> │ │ │ │ │ + cdpmi 4, 4, cr2, cr1, cr15, {1} │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + subpl r2, r1, #51, 30 @ 0xcc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d100 <__bss_end__@@Base+0x67fa50> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d108 <__bss_end__@@Base+0x67fa58> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - strbvs r6, [lr, #-2419]! @ 0xfffff68d │ │ │ │ │ + rsbvc r6, r2, #482344960 @ 0x1cc00000 │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x7761715f │ │ │ │ │ - strbpl r5, [pc], #-1382 @ d7d2e0 <__bss_end__@@Base+0x67fc30> │ │ │ │ │ - svccs 0x000a0f45 │ │ │ │ │ + andeq r7, r0, r6, ror #4 │ │ │ │ │ + ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d138 <__bss_end__@@Base+0x67fa88> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d140 <__bss_end__@@Base+0x67fa90> │ │ │ │ │ + beq 22887c0 <_edata@@Base+0x357c0> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1e4d858 <__bss_end__@@Base+0x17501a8> │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + blmi 1e4d860 <__bss_end__@@Base+0x17501b0> │ │ │ │ │ + svccs 0x000a0f45 │ │ │ │ │ ldrbvc r7, [r3, #-865]! @ 0xfffffc9f │ │ │ │ │ subsvc r6, pc, sp, ror #10 │ │ │ │ │ - strbtvc r7, [ip], #-879 @ 0xfffffc91 │ │ │ │ │ - ldrbvc r5, [r0, #-3945]! @ 0xfffff097 │ │ │ │ │ + svceq 0x0008736f │ │ │ │ │ + ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d180 <__bss_end__@@Base+0x67fad0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d188 <__bss_end__@@Base+0x67fad8> │ │ │ │ │ + subeq r4, r5, #3136 @ 0xc40 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - @ instruction: 0x6d6d7953 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + svceq 0x00447365 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ @ instruction: 0x6e676973 │ │ │ │ │ subsvc r6, pc, #1694498816 @ 0x65000000 │ │ │ │ │ - svcpl 0x006b6e61 │ │ │ │ │ + stclcs 14, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d1c8 <__bss_end__@@Base+0x67fb18> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d1d0 <__bss_end__@@Base+0x67fb20> │ │ │ │ │ + ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #115 @ 0x73 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrbtvc r7, [r5], #-115 @ 0xffffff8d │ │ │ │ │ - ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x0072675f │ │ │ │ │ rsbvc r6, r5, #1568 @ 0x620 │ │ │ │ │ - subspl r5, r4, r1, lsr r5 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d220 <__bss_end__@@Base+0x67fb70> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d228 <__bss_end__@@Base+0x67fb78> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + strbpl r2, [r6, #-3121] @ 0xfffff3cf │ │ │ │ │ svcpl 0x00303966 │ │ │ │ │ rsbsvc r7, r4, pc, ror #10 │ │ │ │ │ mrrcvs 4, 7, r7, pc, cr5 @ │ │ │ │ │ svcpl 0x00656e69 │ │ │ │ │ strbvs r6, [lr, -ip, ror #10]! │ │ │ │ │ - ldclvs 8, cr6, [pc, #-464] @ d7d24c <__bss_end__@@Base+0x67fb9c> │ │ │ │ │ - rsbvs r7, r1, #6356992 @ 0x610000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + ldclvs 8, cr6, [pc, #-464] @ d7d254 <__bss_end__@@Base+0x67fba4> │ │ │ │ │ + rsbscs r7, r2, r1, ror #16 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d7d42c <__bss_end__@@Base+0x67fd7c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d278 <__bss_end__@@Base+0x67fbc8> │ │ │ │ │ - svceq 0x00455433 │ │ │ │ │ - blvs 2655978 <_edata@@Base+0x402978> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d280 <__bss_end__@@Base+0x67fbd0> │ │ │ │ │ + sbcseq r6, r3, r3, lsr r4 │ │ │ │ │ + blvs 2655980 <_edata@@Base+0x402980> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - ldmdbvs r0!, {r1, r2, r5, r6, r8, fp, ip, sp} │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x2d303966 │ │ │ │ │ + strbmi r2, [r4, #-3377] @ 0xfffff2cf │ │ │ │ │ stmdbvs r6!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ sbcseq r8, r3, r8, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d2a0 <__bss_end__@@Base+0x67fbf0> │ │ │ │ │ - cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d2a8 <__bss_end__@@Base+0x67fbf8> │ │ │ │ │ + sbcseq r8, r3, r1, lsr r4 │ │ │ │ │ rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ svcvs 0x00746172 │ │ │ │ │ - ldrbmi r7, [r0, #-882] @ 0xfffffc8e │ │ │ │ │ + mcrvs 3, 3, r7, cr15, cr2, {3} │ │ │ │ │ cmnvc r2, #1671168 @ 0x198000 │ │ │ │ │ sbcseq r6, r3, r4, ror lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d2d0 <__bss_end__@@Base+0x67fc20> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d2d8 <__bss_end__@@Base+0x67fc28> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - @ instruction: 0x67697273 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d7d2f8 <__bss_end__@@Base+0x67fc48> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ rsbvs r6, pc, #26368 @ 0x6700 │ │ │ │ │ svcvs 0x00736c61 │ │ │ │ │ - stmdbvc r5!, {r2, r3, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ │ - rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ + cmnvs r5, #108, 12 @ 0x6c00000 │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d318 <__bss_end__@@Base+0x67fc68> │ │ │ │ │ - svcmi 0x00557331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d320 <__bss_end__@@Base+0x67fc70> │ │ │ │ │ + stmdbvc ip!, {r0, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ rsbvc r6, r6, #104, 14 @ 0x1a00000 │ │ │ │ │ sbcseq r6, r3, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d358 <__bss_end__@@Base+0x67fca8> │ │ │ │ │ - subpl r5, pc, r1, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d360 <__bss_end__@@Base+0x67fcb0> │ │ │ │ │ + subsvc r6, pc, r1, lsr r5 @ │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbseq r6, r2, r6, ror r1 │ │ │ │ │ ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d388 <__bss_end__@@Base+0x67fcd8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d390 <__bss_end__@@Base+0x67fce0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-396]! @ d7d3ec <__bss_end__@@Base+0x67fd3c> │ │ │ │ │ - strcc r0, [sp, #-2097] @ 0xfffff7cf │ │ │ │ │ + ldrbvc r7, [r2, #-867]! @ 0xfffffc9d │ │ │ │ │ + @ instruction: 0x46206576 │ │ │ │ │ stclvs 7, cr6, [r5, #-400]! @ 0xfffffe70 │ │ │ │ │ sbcseq r8, r3, sp, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d3d8 <__bss_end__@@Base+0x67fd28> │ │ │ │ │ - stclvs 15, cr5, [r6], #-204 @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d3e0 <__bss_end__@@Base+0x67fd30> │ │ │ │ │ + rsbscs r6, r3, r3, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - vnmulvs.f64 d22, d1, d19 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #101376 @ 0x18c00 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ stclvs 12, cr6, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d418 <__bss_end__@@Base+0x67fd68> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d420 <__bss_end__@@Base+0x67fd70> │ │ │ │ │ + sbcseq r8, r3, r1, lsr r4 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ cmnvs pc, #25088 @ 0x6200 │ │ │ │ │ sbcseq r8, r3, fp, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d450 <__bss_end__@@Base+0x67fda0> │ │ │ │ │ - subscs r6, r8, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d458 <__bss_end__@@Base+0x67fda8> │ │ │ │ │ + svcmi 0x002f7432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ ldclvs 8, cr7, [r0, #-380]! @ 0xfffffe84 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d498 <__bss_end__@@Base+0x67fde8> │ │ │ │ │ - stcvs 5, cr6, [r0, #-204]! @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d4a0 <__bss_end__@@Base+0x67fdf0> │ │ │ │ │ + cmnvs r9, #13056 @ 0x3300 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ strbtvc r7, [r9], #-1395 @ 0xfffffa8d │ │ │ │ │ stmdbvs r6!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - ldrbtpl r6, [r3], #-1388 @ 0xfffffa94 │ │ │ │ │ + ldmdbvs r3!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d4e0 <__bss_end__@@Base+0x67fe30> │ │ │ │ │ - svcmi 0x00555131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d4e8 <__bss_end__@@Base+0x67fe38> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbcs r7, r7, r2, asr #10 │ │ │ │ │ ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - strbtvs r6, [r7], #-3689 @ 0xfffff197 │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ andeq r7, r0, r2, asr sl │ │ │ │ │ ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d530 <__bss_end__@@Base+0x67fe80> │ │ │ │ │ - stclvs 5, cr6, [r6, #-204]! @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d538 <__bss_end__@@Base+0x67fe88> │ │ │ │ │ + stmdbeq pc, {r0, r1, r4, r5, r8, sl, lr} @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - rsbscs r6, r3, r7, ror #10 │ │ │ │ │ + rsbsvc r6, r4, #-1073741799 @ 0xc0000019 │ │ │ │ │ @ instruction: 0x665f7370 │ │ │ │ │ rsbeq r6, r5, r9, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d578 <__bss_end__@@Base+0x67fec8> │ │ │ │ │ - rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d7d738 <__bss_end__@@Base+0x680088> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d580 <__bss_end__@@Base+0x67fed0> │ │ │ │ │ + cmnpl r1, #268435459 @ 0x10000003 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d7d740 <__bss_end__@@Base+0x680090> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ @ instruction: 0x67736d72 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ - ldmdbmi r3, {r0, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d5a8 <__bss_end__@@Base+0x67fef8> │ │ │ │ │ - strbvc r2, [r6, #-50] @ 0xffffffce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d5b0 <__bss_end__@@Base+0x67ff00> │ │ │ │ │ + rsbseq r6, r3, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1604547,551 +1604779,549 @@ │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - cmnvc r4, #116, 10 @ 0x1d000000 │ │ │ │ │ + stmdavc r5!, {r2, r4, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d600 <__bss_end__@@Base+0x67ff50> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d608 <__bss_end__@@Base+0x67ff58> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbsvc r6, r4, #108, 10 @ 0x1b000000 │ │ │ │ │ strbtvs r6, [lr], #-2423 @ 0xfffff689 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvc r5, #116, 24 @ 0x7400 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + mcrvs 12, 3, r6, cr5, cr4, {3} │ │ │ │ │ + rsbscs r6, r2, r5, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d648 <__bss_end__@@Base+0x67ff98> │ │ │ │ │ - cmnmi r1, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d650 <__bss_end__@@Base+0x67ffa0> │ │ │ │ │ + strbtvc r7, [r1], #-563 @ 0xfffffdcd │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 27d8990 <_edata@@Base+0x585990> │ │ │ │ │ + bvc 27d8998 <_edata@@Base+0x585998> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + @ instruction: 0x512d4b54 │ │ │ │ │ stmdbvs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbseq r6, r3, r3, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d678 <__bss_end__@@Base+0x67ffc8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d680 <__bss_end__@@Base+0x67ffd0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svccs 0x00726f73 │ │ │ │ │ - subpl r5, r7, r1, asr #4 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ - stclcs 6, cr6, [pc, #-388]! @ d7d6e4 <__bss_end__@@Base+0x680034> │ │ │ │ │ - @ instruction: 0x56544532 │ │ │ │ │ + cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d6c0 <__bss_end__@@Base+0x680010> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d6c8 <__bss_end__@@Base+0x680018> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d7d6d0 <__bss_end__@@Base+0x680020> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d7d6d8 <__bss_end__@@Base+0x680028> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - stmdavc r5!, {r0, r2, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvc r9, #108, 8 @ 0x6c000000 │ │ │ │ │ sbcseq r8, r3, r0, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d6f0 <__bss_end__@@Base+0x680040> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d6f8 <__bss_end__@@Base+0x680048> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbeq r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + ldrbtvc r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ + cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ - strbvs r6, [ip, -sp, ror #2]! │ │ │ │ │ - ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbmi r6, [ip, #-365]! @ 0xfffffe93 │ │ │ │ │ + stccs 15, cr0, [r7], {10} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d738 <__bss_end__@@Base+0x680088> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d740 <__bss_end__@@Base+0x680090> │ │ │ │ │ + ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbcs r6, sp, ip, ror #10 │ │ │ │ │ + strbvs r6, [ip, #-1388]! @ 0xfffffa94 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - svcpl 0x00646c61 │ │ │ │ │ - svcpl 0x00676962 │ │ │ │ │ + stclvs 12, cr6, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + ldrbpl r2, [r1, #-3429] @ 0xfffff29b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d770 <__bss_end__@@Base+0x6800c0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d778 <__bss_end__@@Base+0x6800c8> │ │ │ │ │ + ldmdaeq r8, {r1, r4, r5, r8, fp, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cmpvs r6, ip, ror #10 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcvs 0x006a6461 │ │ │ │ │ rsbseq r6, r4, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d7a0 <__bss_end__@@Base+0x6800f0> │ │ │ │ │ - @ instruction: 0x512d7232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d7a8 <__bss_end__@@Base+0x6800f8> │ │ │ │ │ + cmnvc r9, #-939524096 @ 0xc8000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stclmi 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ + svcpl 0x00617262 │ │ │ │ │ mrcvs 14, 2, r6, cr15, cr10, {3} │ │ │ │ │ subsvc r6, pc, #116, 16 @ 0x740000 │ │ │ │ │ - ldrbvs r6, [r4, #-3951]! @ 0xfffff091 │ │ │ │ │ - svcvs 0x0069736e │ │ │ │ │ + ldrbtpl r6, [r4], #-3951 @ 0xfffff091 │ │ │ │ │ + streq r0, [pc, #-2090] @ d7d182 <__bss_end__@@Base+0x67fad2> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d7f8 <__bss_end__@@Base+0x680148> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d800 <__bss_end__@@Base+0x680150> │ │ │ │ │ + stmdbmi r6, {r1, r4, r5, fp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - @ instruction: 0x07737479 │ │ │ │ │ - ldrbpl r5, [r5], #-47 @ 0xffffffd1 │ │ │ │ │ + strbvs r6, [r4, #-3961]! @ 0xfffff087 │ │ │ │ │ + cmnvs r5, #1593835520 @ 0x5f000000 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ cmnvs r5, pc, asr r3 │ │ │ │ │ svcpl 0x00686372 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stclcs 1, cr6, [pc, #-436]! @ d7d84c <__bss_end__@@Base+0x68019c> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d850 <__bss_end__@@Base+0x6801a0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d858 <__bss_end__@@Base+0x6801a8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ d7d878 <__bss_end__@@Base+0x6801c8> │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ cmnvc pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [r5], #-2145 @ 0xfffff79f │ │ │ │ │ svcpl 0x006e6f72 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d8b0 <__bss_end__@@Base+0x680200> │ │ │ │ │ - stmdbvc ip!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d8b8 <__bss_end__@@Base+0x680208> │ │ │ │ │ + ldrbtpl r6, [r3], #-3123 @ 0xfffff3cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stclvs 12, cr6, [r5, #-404]! @ 0xfffffe6c │ │ │ │ │ ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d8f0 <__bss_end__@@Base+0x680240> │ │ │ │ │ - strbvs r6, [ip, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d8f8 <__bss_end__@@Base+0x680248> │ │ │ │ │ + @ instruction: 0x61207432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stccs 3, cr7, [r5, #-404] @ 0xfffffe6c │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ strbtvc r7, [ip], #-1395 @ 0xfffffa8d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d938 <__bss_end__@@Base+0x680288> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d940 <__bss_end__@@Base+0x680290> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ strbtvc r7, [ip], #-1395 @ 0xfffffa8d │ │ │ │ │ - cdpmi 3, 2, cr0, cr15, cr15, {0} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 12, cr6, [r9, #-464]! @ 0xfffffe30 │ │ │ │ │ sbcseq r7, r3, r9, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d980 <__bss_end__@@Base+0x6802d0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d988 <__bss_end__@@Base+0x6802d8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ - strbpl r7, [r5], #-884 @ 0xfffffc8c │ │ │ │ │ - andspl r5, r1, #90177536 @ 0x5600000 │ │ │ │ │ + svcvs 0x00637374 │ │ │ │ │ + ldrbvs r6, [pc], #-2402 @ d7db6c <__bss_end__@@Base+0x6804bc> │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ │ │ │ │ │ ldmdbvc r2!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs ip!, {r0, r1, r2, r3, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, sp, ror #18 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvs r6, [r2], #-3935 @ 0xfffff0a1 │ │ │ │ │ - svceq 0x000a7265 │ │ │ │ │ + cdpvs 2, 6, cr7, cr15, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7d9d8 <__bss_end__@@Base+0x680328> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7d9e0 <__bss_end__@@Base+0x680330> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - svcvs 0x0072656e │ │ │ │ │ - vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ + svceq 0x0072656e │ │ │ │ │ + ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ sbcseq r7, r3, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7da18 <__bss_end__@@Base+0x680368> │ │ │ │ │ - strtmi r4, [sp], #-3634 @ 0xfffff1ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7da20 <__bss_end__@@Base+0x680370> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvs r9, #-1811939327 @ 0x94000001 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697365 │ │ │ │ │ + tsteq r1, lr, ror #6 │ │ │ │ │ rsbcc r6, r5, #25856 @ 0x6500 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ - mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ + ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7da60 <__bss_end__@@Base+0x6803b0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7da68 <__bss_end__@@Base+0x6803b8> │ │ │ │ │ + stclmi 13, cr2, [r9, #-200] @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvs lr, r5, ror #6 │ │ │ │ │ + ldrbtvc r7, [r5], #-869 @ 0xfffffc9b │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ strbvs r6, [ip, #-1330]! @ 0xffffface │ │ │ │ │ - ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ + stmdbeq r0, {} @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7daa8 <__bss_end__@@Base+0x6803f8> │ │ │ │ │ - rsbsvc r6, r3, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dab0 <__bss_end__@@Base+0x680400> │ │ │ │ │ + streq r0, [pc, #-2098] @ d7d43a <__bss_end__@@Base+0x67fd8a> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ - ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ + cmnpl r9, #108, 2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7daf0 <__bss_end__@@Base+0x680440> │ │ │ │ │ - rsbvc r6, pc, #784 @ 0x310 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7daf8 <__bss_end__@@Base+0x680448> │ │ │ │ │ + svcmi 0x00557931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - cdpvs 1, 7, cr6, cr9, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r9, #108, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbtvc r6, [r3], #-364 @ 0xfffffe94 │ │ │ │ │ ldrsheq r8, [r3], #64 @ 0x40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7db30 <__bss_end__@@Base+0x680480> │ │ │ │ │ - beq 220edb0 <__bss_end__@@Base+0x1b11700> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7db38 <__bss_end__@@Base+0x680488> │ │ │ │ │ + rsbeq r7, lr, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7db80 <__bss_end__@@Base+0x6804d0> │ │ │ │ │ - sbcseq r7, r3, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7db88 <__bss_end__@@Base+0x6804d8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvs r6, [pc, -ip, ror #10]! │ │ │ │ │ cmnvs sp, #478150656 @ 0x1c800000 │ │ │ │ │ cmnvc r0, #7104 @ 0x1bc0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7dbc0 <__bss_end__@@Base+0x680510> │ │ │ │ │ - rsbeq r7, sp, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dbc8 <__bss_end__@@Base+0x680518> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ @ instruction: 0x76657250 │ │ │ │ │ cmnvc r5, #420 @ 0x1a4 │ │ │ │ │ cmnvc r5, #32, 4 │ │ │ │ │ rsbscs r6, r4, r5, ror ip │ │ │ │ │ @ instruction: 0x63206e69 │ │ │ │ │ svcvs 0x00706d6f │ │ │ │ │ rsbcs r6, r4, r5, ror lr │ │ │ │ │ rsbsvc r7, r0, #6619136 @ 0x650000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ + stmdaeq pc, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7dc20 <__bss_end__@@Base+0x680570> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dc28 <__bss_end__@@Base+0x680578> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - ldrbvc r6, [pc], #-887 @ d7de08 <__bss_end__@@Base+0x680758> │ │ │ │ │ + ldrbvc r6, [pc], #-887 @ d7de10 <__bss_end__@@Base+0x680760> │ │ │ │ │ rsbvc r6, r1, pc, ror #24 │ │ │ │ │ strbtvs r6, [lr], #-1392 @ 0xfffffa90 │ │ │ │ │ - ldrbpl r4, [r3], #-2354 @ 0xfffff6ce │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7dc68 <__bss_end__@@Base+0x6805b8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dc70 <__bss_end__@@Base+0x6805c0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - strbvs r7, [r5, #-867]! @ 0xfffffc9d │ │ │ │ │ - stclcs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ + rsbvc r7, r5, r3, ror #6 │ │ │ │ │ + strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ strbtvc r7, [r5], #-2670 @ 0xfffff592 │ │ │ │ │ sbcseq r6, r3, r1, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7dca8 <__bss_end__@@Base+0x6805f8> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dcb0 <__bss_end__@@Base+0x680600> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #83 @ 0x53 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - svccs 0x00097373 │ │ │ │ │ + rsbsvc r6, r4, #-1073741796 @ 0xc000001c │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ - svceq 0x0006665f │ │ │ │ │ - subspl r2, r0, #320 @ 0x140 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r4, r6, r9, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7dcf8 <__bss_end__@@Base+0x680648> │ │ │ │ │ - andeq r5, r1, r2, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dd00 <__bss_end__@@Base+0x680650> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ d7dd04 <__bss_end__@@Base+0x680654> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ d7dd0c <__bss_end__@@Base+0x68065c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ strbtvs r7, [r5], #-624 @ 0xfffffd90 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ - cmnvc r5, #-939524095 @ 0xc8000001 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + mcrvs 12, 3, r4, cr9, cr2, {3} │ │ │ │ │ + rsbscs r6, r2, r5, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7dd30 <__bss_end__@@Base+0x680680> │ │ │ │ │ - strbtvc r7, [r1], #-562 @ 0xfffffdce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dd38 <__bss_end__@@Base+0x680688> │ │ │ │ │ + rsbvc r6, r7, #-2147483636 @ 0x8000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldrbvs r6, [r8, #-365]! @ 0xfffffe93 │ │ │ │ │ rsbsvc r7, r0, #120 @ 0x78 │ │ │ │ │ ldclvs 14, cr6, [r4], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbscs r6, r3, r5, ror #28 │ │ │ │ │ + cdpvs 14, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7dd78 <__bss_end__@@Base+0x6806c8> │ │ │ │ │ - streq r0, [pc, #-2099] @ d7d701 <__bss_end__@@Base+0x680051> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7dd80 <__bss_end__@@Base+0x6806d0> │ │ │ │ │ + cmnvs r3, r3, lsr r9 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ strbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ stccc 3, cr7, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ - stclcs 14, cr3, [pc, #-196]! @ d7de94 <__bss_end__@@Base+0x6807e4> │ │ │ │ │ - ldrbmi r4, [r4, #-3891] @ 0xfffff0cd │ │ │ │ │ + cmnvs lr, #784 @ 0x310 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7ddb0 <__bss_end__@@Base+0x680700> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7ddb8 <__bss_end__@@Base+0x680708> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ ldclvs 1, cr6, [r0], #-436 @ 0xfffffe4c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7ddf0 <__bss_end__@@Base+0x680740> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7ddf8 <__bss_end__@@Base+0x680748> │ │ │ │ │ + stmdbmi r4, {r1, r4, r5, r8, r9, sl, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbeq lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ cmnvs r5, r7, asr #4 │ │ │ │ │ rsbscs r6, r2, r4, ror r5 │ │ │ │ │ mcrvs 8, 3, r6, cr1, cr4, {3} │ │ │ │ │ rsbscs r6, r2, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + beq 22121ac <__bss_end__@@Base+0x1b14afc> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d7de48 <__bss_end__@@Base+0x680798> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d7de50 <__bss_end__@@Base+0x6807a0> │ │ │ │ │ sbcseq r8, r3, r1, lsr r5 │ │ │ │ │ - strbtvs r7, [r9], #-615 @ 0xfffffd99 │ │ │ │ │ - ldrsheq r8, [r3], #96 @ 0x60 │ │ │ │ │ msreq R8_usr, pc │ │ │ │ │ bicseq pc, r7, r0, asr #5 │ │ │ │ │ ldrdeq pc, [r0], r1 │ │ │ │ │ stmialt r8!, {r0, ip, sp, lr, pc} │ │ │ │ │ msreq CPSR_, #-268435452 @ 0xf0000004 │ │ │ │ │ bicseq pc, r7, #192, 4 │ │ │ │ │ orrseq pc, r0, r3, lsl #2 │ │ │ │ │ @@ -1606142,15 +1606372,15 @@ │ │ │ │ │ sbcseq r7, r6, r8, rrx │ │ │ │ │ sbcseq r7, r6, r0, lsl #1 │ │ │ │ │ smullseq r7, r6, r8, r0 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ ldrsbeq ip, [r5], #88 @ 0x58 │ │ │ │ │ ldrdeq r9, [r1], r8 │ │ │ │ │ sbceq r9, r0, r0, lsl #11 │ │ │ │ │ - sbceq r4, r0, r8, lsr #1 │ │ │ │ │ + sbceq r4, r0, r0, lsl #1 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ adcseq r9, r9, r8, ror sp │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ adcseq r0, r4, r0, ror r6 │ │ │ │ │ sbcseq r6, r6, r8, asr sp │ │ │ │ │ sbcseq r6, r6, r8, lsl #27 │ │ │ │ │ sbcseq r2, r7, r8, lsr ip │ │ │ │ │ @@ -1610914,15 +1611144,15 @@ │ │ │ │ │ smulleq r5, r1, r8, fp │ │ │ │ │ smlabbeq lr, r0, r6, r3 │ │ │ │ │ rscseq sl, r9, r8, lsl lr │ │ │ │ │ @ instruction: 0x010e3698 │ │ │ │ │ ldrhteq sl, [r9], #232 @ 0xe8 │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ sbceq r9, r3, r8, lsl #25 │ │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ rscseq sl, r9, r8, asr pc │ │ │ │ │ ldrsbteq ip, [r3], r0 │ │ │ │ │ @@ -1612335,19 +1612565,19 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stmdbvs pc!, {r0, r1, r5, r6, sl, fp, sp, lr} @ │ │ │ │ │ strbtvc r6, [lr], #-2418 @ 0xfffff68e │ │ │ │ │ rsbeq r2, pc, r5, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 309a9c <__stack_chk_guard@@Base+0x7c9d4> │ │ │ │ │ + b 3104d4 <__stack_chk_guard@@Base+0x8340c> │ │ │ │ │ @ instruction: 0x012fa778 │ │ │ │ │ - b 3099b4 <__stack_chk_guard@@Base+0x7c8ec> │ │ │ │ │ + b 3102c0 <__stack_chk_guard@@Base+0x831f8> │ │ │ │ │ @ instruction: 0x012fa778 │ │ │ │ │ - b 309b74 <__stack_chk_guard@@Base+0x7caac> │ │ │ │ │ + b 31063c <__stack_chk_guard@@Base+0x83574> │ │ │ │ │ @ instruction: 0x012fa778 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff8dc39c <_edata@@Base+0xfd68939c> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, , q8 │ │ │ │ │ vorr.i32 d17, #262144 @ 0x00040000 │ │ │ │ │ @ instruction: 0xf6480552 │ │ │ │ │ @@ -1617228,15 +1617458,15 @@ │ │ │ │ │ sbcseq pc, r8, r0, asr #5 │ │ │ │ │ blt 1d45de8 <__bss_end__@@Base+0x1648738> │ │ │ │ │ ldrdeq r8, [r0], #40 @ 0x28 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ - ldrdeq r2, [r3], #80 @ 0x50 │ │ │ │ │ + sbceq r2, r3, r8, lsr #11 │ │ │ │ │ sbceq sl, r0, r0, ror r1 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ sbcseq r8, r6, r8, ror #30 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rsceq r3, r9, r8, lsr r6 │ │ │ │ │ @@ -1617245,15 +1617475,15 @@ │ │ │ │ │ ldrhteq r8, [sl], r0 │ │ │ │ │ strdeq r1, [r3], #8 │ │ │ │ │ smlaleq r3, r9, r8, r6 │ │ │ │ │ adcseq r4, pc, r8 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ adcseq sl, sl, r8, ror r4 │ │ │ │ │ ldrhteq sl, [sl], r0 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ sbceq r7, r3, r8 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ @@ -1617275,15 +1617505,15 @@ │ │ │ │ │ sbceq sl, r0, r8, lsr #6 │ │ │ │ │ adcseq sl, sl, r8, lsr #23 │ │ │ │ │ adcseq sl, sp, r0, asr r8 │ │ │ │ │ addeq sl, r1, r8, lsl lr │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ - adcseq r9, r3, r0, asr #13 │ │ │ │ │ + adcseq r9, r3, r8, ror #13 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ smulleq ip, r2, r0, r4 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ @@ -1617292,15 +1617522,15 @@ │ │ │ │ │ sbceq fp, r2, r8, ror #8 │ │ │ │ │ sbceq sl, r3, r8, asr #17 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ ldrdeq r6, [r0], #160 @ 0xa0 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ adcseq lr, pc, r0, lsr #2 │ │ │ │ │ adcseq fp, sl, r0, ror r6 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ ldrsbteq fp, [sl], r8 │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ ldrsbteq fp, [sl], r8 │ │ │ │ │ ldrsbteq sp, [pc], r0 │ │ │ │ │ sbceq r1, r2, r8, ror sp │ │ │ │ │ adcseq fp, sl, r8, lsr #19 │ │ │ │ │ ldrshteq fp, [sl], r8 │ │ │ │ │ @@ -1617329,31 +1617559,31 @@ │ │ │ │ │ sbceq sp, r2, r8, asr #17 │ │ │ │ │ adcseq r0, r4, r8, lsr #16 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ adcseq sp, sl, r0, lsr #17 │ │ │ │ │ adcseq pc, pc, r0, asr #23 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq sp, r2, r0, ror #4 │ │ │ │ │ rscseq r9, r9, r8, asr #12 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ adcseq sp, sl, r8, asr #21 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ adcseq r9, sl, r8, lsr r7 │ │ │ │ │ sbcseq r8, r6, r8, lsr #31 │ │ │ │ │ adcseq sp, sl, r0, ror #23 │ │ │ │ │ adcseq sp, sl, r8, lsl ip │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ adcseq sp, sl, r0, lsl #25 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ ldrhteq sp, [sl], r0 │ │ │ │ │ adcseq sp, sl, r0, lsl #28 │ │ │ │ │ adcseq sp, sl, r8, asr #28 │ │ │ │ │ adcseq sp, sl, r8, lsl #29 │ │ │ │ │ adcseq sp, sl, r8, asr #29 │ │ │ │ │ adcseq sp, sl, r8, lsl #30 │ │ │ │ │ sbceq r3, r3, r0, ror #24 │ │ │ │ │ @@ -1617365,15 +1617595,15 @@ │ │ │ │ │ ldrsbteq lr, [sl], r8 │ │ │ │ │ adcseq lr, sl, r8, lsl r1 │ │ │ │ │ adcseq lr, sl, r8, ror #2 │ │ │ │ │ ldrhteq lr, [sl], r0 │ │ │ │ │ ldrshteq lr, [sl], r0 │ │ │ │ │ adcseq lr, sl, r0, lsr r2 │ │ │ │ │ adcseq lr, sl, r0, ror r2 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ adcseq lr, sl, r0, ror #5 │ │ │ │ │ adcseq lr, sl, r0, lsr #6 │ │ │ │ │ adcseq lr, sl, r0, ror #6 │ │ │ │ │ adcseq lr, sl, r0, lsr #7 │ │ │ │ │ adcseq lr, sl, r0, ror #7 │ │ │ │ │ ldrhteq lr, [sl], r8 │ │ │ │ │ ldrshteq lr, [sl], r0 │ │ │ │ │ @@ -1618832,18 +1619062,20 @@ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + ldrtvs r7, [r2], #-615 @ 0xfffffd99 │ │ │ │ │ + sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b560 <__bss_end__@@Base+0x68deb0> │ │ │ │ │ - sbcseq ip, r7, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b568 <__bss_end__@@Base+0x68deb8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1618851,1795 +1619083,1795 @@ │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ cdpvs 15, 6, cr5, cr9, cr1, {3} │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ │ @ instruction: 0x6765725f │ │ │ │ │ rsbvc r6, r1, #29952 @ 0x7500 │ │ │ │ │ strbtvs r7, [r5], #-2665 @ 0xfffff597 │ │ │ │ │ - sbcseq r7, r7, r9, ror #16 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b5b0 <__bss_end__@@Base+0x68df00> │ │ │ │ │ - ldclcs 5, cr4, [r2, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b5b8 <__bss_end__@@Base+0x68df08> │ │ │ │ │ + @ instruction: 0x66656431 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r7, cr1, cr3, {3} │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ d8b5f4 <__bss_end__@@Base+0x68df44> │ │ │ │ │ + svceq 0x00085473 │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ d8b5fc <__bss_end__@@Base+0x68df4c> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-396]! @ d8b614 <__bss_end__@@Base+0x68df64> │ │ │ │ │ + svcmi 0x002d4e31 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b5f0 <__bss_end__@@Base+0x68df40> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ - blvs 2663cf0 <_edata@@Base+0x410cf0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b5f8 <__bss_end__@@Base+0x68df48> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ + blvs 2663cf8 <_edata@@Base+0x410cf8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - rsbscs r7, r3, r4, ror r3 │ │ │ │ │ + stmdbvc ip!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ cmnvc r2, #-2147483624 @ 0x80000018 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ d8b7c4 <__bss_end__@@Base+0x68e114> │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ d8b7cc <__bss_end__@@Base+0x68e11c> │ │ │ │ │ cmnvc r5, #1593835520 @ 0x5f000000 │ │ │ │ │ rsbvc r7, r9, r3, ror #4 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbeq r6, r7, ip, ror #2 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b628 <__bss_end__@@Base+0x68df78> │ │ │ │ │ - beq 115ccac <__bss_end__@@Base+0xa5f5fc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b630 <__bss_end__@@Base+0x68df80> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - sbcseq r7, r7, r8, ror #6 │ │ │ │ │ + stmdbvs lr!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ strbvc r6, [pc, -r6, ror #24]! │ │ │ │ │ cmpvc pc, #1342177286 @ 0x50000006 │ │ │ │ │ - blvs 2a23dd8 <_edata@@Base+0x7d0dd8> │ │ │ │ │ - svcmi 0x00555131 │ │ │ │ │ + blvs 2a23de0 <_edata@@Base+0x7d0de0> │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b678 <__bss_end__@@Base+0x68dfc8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b680 <__bss_end__@@Base+0x68dfd0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdbeq pc, {r3, r5, r6, r8, r9, ip, sp, lr} @ │ │ │ │ │ - subpl r4, sp, pc, lsr #18 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 2, 7, cr7, cr5, cr7, {3} │ │ │ │ │ sbcseq r7, r7, r4, ror sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b6b8 <__bss_end__@@Base+0x68e008> │ │ │ │ │ - rsbcs r6, lr, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b6c0 <__bss_end__@@Base+0x68e010> │ │ │ │ │ + @ instruction: 0x56206e31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-464]! @ d8b6d0 <__bss_end__@@Base+0x68e020> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ strbtvc r7, [r9], #-631 @ 0xfffffd89 │ │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldmdbvc r2!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ strbtvc r6, [r1], #-1119 @ 0xfffffba1 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1589248 @ 0x184000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b708 <__bss_end__@@Base+0x68e058> │ │ │ │ │ - @ instruction: 0x676f7233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b710 <__bss_end__@@Base+0x68e060> │ │ │ │ │ + @ instruction: 0x776f6c33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - cdpeq 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + ldrbtvc r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ + sbcseq r6, r7, r4, ror #12 │ │ │ │ │ strbtvs r6, [lr], -sp, ror #18 │ │ │ │ │ ldclvs 2, cr7, [r4], #-444 @ 0xfffffe44 │ │ │ │ │ stclvs 14, cr6, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ + strbmi r6, [r2], -r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b760 <__bss_end__@@Base+0x68e0b0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b768 <__bss_end__@@Base+0x68e0b8> │ │ │ │ │ + strbvc r2, [lr, #-51]! @ 0xffffffcd │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ rsbvs r6, r1, #31232 @ 0x7a00 │ │ │ │ │ sbcseq r6, r7, r5, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b790 <__bss_end__@@Base+0x68e0e0> │ │ │ │ │ - svcvs 0x00697431 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d8b950 <__bss_end__@@Base+0x68e2a0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b798 <__bss_end__@@Base+0x68e0e8> │ │ │ │ │ + subeq r4, r3, r1, lsr sp │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d8b958 <__bss_end__@@Base+0x68e2a8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r7, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ sbcseq r7, r7, r8, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b7b8 <__bss_end__@@Base+0x68e108> │ │ │ │ │ - @ instruction: 0x0e303932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b7c0 <__bss_end__@@Base+0x68e110> │ │ │ │ │ + eorpl r6, r0, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ d8b42e <__bss_end__@@Base+0x68dd7e> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ d8b436 <__bss_end__@@Base+0x68dd86> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ d8b7dc <__bss_end__@@Base+0x68e12c> │ │ │ │ │ - ldmdaeq r2, {r0, r1, r4, r5, ip, lr}^ │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x00657375 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ rsbsvc r6, r2, #-1073741801 @ 0xc0000017 │ │ │ │ │ - cmnvs r3, r1, ror #18 │ │ │ │ │ + rsbscs r7, r3, r1, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b810 <__bss_end__@@Base+0x68e160> │ │ │ │ │ - ldmdavs r4!, {r0, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b818 <__bss_end__@@Base+0x68e168> │ │ │ │ │ + eorvc r6, r0, r1, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - ldclvs 3, cr7, [r0], #-484 @ 0xfffffe1c │ │ │ │ │ - streq r7, [pc, #-885] @ d8b67f <__bss_end__@@Base+0x68dfcf> │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - @ instruction: 0x4e496973 │ │ │ │ │ + strbtvc r6, [r9], #-2419 @ 0xfffff68d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b858 <__bss_end__@@Base+0x68e1a8> │ │ │ │ │ - @ instruction: 0x66696c31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b860 <__bss_end__@@Base+0x68e1b0> │ │ │ │ │ + cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - strbvs r7, [r9, #-1139]! @ 0xfffffb8d │ │ │ │ │ + strbmi r4, [lr], #-2419 @ 0xfffff68d │ │ │ │ │ ldmdbvs r2!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ @ instruction: 0x67656476 │ │ │ │ │ - rsbvs r6, r5, #478150656 @ 0x1c800000 │ │ │ │ │ - strbtvc r7, [r7], #-613 @ 0xfffffd9b │ │ │ │ │ + svcmi 0x00656572 │ │ │ │ │ + svceq 0x00084554 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b890 <__bss_end__@@Base+0x68e1e0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b898 <__bss_end__@@Base+0x68e1e8> │ │ │ │ │ + ldclcs 3, cr5, [r4, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - @ instruction: 0x63206f74 │ │ │ │ │ + stmdavc lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ strbtvc r6, [r1], #-883 @ 0xfffffc8d │ │ │ │ │ rsbsvc r6, r2, r4, ror r5 │ │ │ │ │ - ldmdbvs r4!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r4, #-432]! @ 0xfffffe50 │ │ │ │ │ + strbmi r4, [lr], #-2354 @ 0xfffff6ce │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b8e0 <__bss_end__@@Base+0x68e230> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b8e8 <__bss_end__@@Base+0x68e238> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - sbcseq r7, r7, r8, ror #6 │ │ │ │ │ + stmdbvs lr!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ mcrvs 4, 3, r6, cr5, cr15, {2} │ │ │ │ │ cmpvs pc, #482344960 @ 0x1cc00000 │ │ │ │ │ strbtvs r6, [r6], -pc, ror #10 │ │ │ │ │ - @ instruction: 0x67697273 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d8b928 <__bss_end__@@Base+0x68e278> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b938 <__bss_end__@@Base+0x68e288> │ │ │ │ │ - rsbsvs r6, r2, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b940 <__bss_end__@@Base+0x68e290> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 7, cr7, [pc, #-444]! @ d8b964 <__bss_end__@@Base+0x68e2b4> │ │ │ │ │ + stclcs 5, cr5, [lr, #-200] @ 0xffffff38 │ │ │ │ │ svcvs 0x00627563 │ │ │ │ │ stmdavs r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00726465 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - cdpvs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r8, #97 @ 0x61 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b988 <__bss_end__@@Base+0x68e2d8> │ │ │ │ │ - rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b990 <__bss_end__@@Base+0x68e2e0> │ │ │ │ │ + strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - eormi r7, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ - stmdbmi r6, {r1, r2, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x0078616d │ │ │ │ │ cmnvs r4, #1073741851 @ 0x4000001b │ │ │ │ │ strbvs r6, [lr, -r8, ror #18]! │ │ │ │ │ - ldrbmi r4, [r4, #-3891] @ 0xfffff0cd │ │ │ │ │ + ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8b9d0 <__bss_end__@@Base+0x68e320> │ │ │ │ │ - streq r0, [pc, #-2099] @ d8b359 <__bss_end__@@Base+0x68dca9> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8b9d8 <__bss_end__@@Base+0x68e328> │ │ │ │ │ + sbcseq ip, r7, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r2!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ + stmdbvc r8, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvc pc, #108, 16 @ 0x6c0000 │ │ │ │ │ cmnvs r4, r0, ror r9 │ │ │ │ │ stclvs 12, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + cdpmi 3, 4, cr7, cr9, cr14, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ba18 <__bss_end__@@Base+0x68e368> │ │ │ │ │ - stclvs 7, cr6, [r1, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8ba20 <__bss_end__@@Base+0x68e370> │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ - mcrvs 3, 3, r7, cr1, cr4, {3} │ │ │ │ │ - cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ + svcvs 0x00207374 │ │ │ │ │ + stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ cmnvs pc, #25088 @ 0x6200 │ │ │ │ │ strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ rsbsvc r6, r8, r2, ror r9 │ │ │ │ │ - strtvs r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ + stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ba60 <__bss_end__@@Base+0x68e3b0> │ │ │ │ │ - cmnvc sp, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8ba68 <__bss_end__@@Base+0x68e3b8> │ │ │ │ │ + sbcseq ip, r7, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - rsbvs r6, r1, #1589248 @ 0x184000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r1, ror #30 │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ rsbvs r6, r1, #30976 @ 0x7900 │ │ │ │ │ stccc 12, cr6, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ - svcpl 0x00793e31 │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ + andeq r3, r0, r1, lsr lr │ │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bab0 <__bss_end__@@Base+0x68e400> │ │ │ │ │ - cmnvs r5, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bab8 <__bss_end__@@Base+0x68e408> │ │ │ │ │ + andeq r0, r0, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ rsbseq r6, r3, r3, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bae8 <__bss_end__@@Base+0x68e438> │ │ │ │ │ - rsbvs r6, sp, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8baf0 <__bss_end__@@Base+0x68e440> │ │ │ │ │ + cmnvs r9, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbtvc r7, [pc], #-869 @ d8bcd0 <__bss_end__@@Base+0x68e620> │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + ldrbtvc r7, [r0], #-869 @ 0xfffffc9b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ strbtvc r6, [sp], #-3173 @ 0xfffff39b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bb30 <__bss_end__@@Base+0x68e480> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bb38 <__bss_end__@@Base+0x68e488> │ │ │ │ │ + andeq r0, r0, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcpl 0x0078616d │ │ │ │ │ rsbvc r6, r7, #100, 10 @ 0x19000000 │ │ │ │ │ - andeq r6, r0, r5, ror #10 │ │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bb80 <__bss_end__@@Base+0x68e4d0> │ │ │ │ │ - andeq r0, r0, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bb88 <__bss_end__@@Base+0x68e4d8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbseq r7, r9, r8, ror #6 │ │ │ │ │ - andeq r0, r0, r4, asr #9 │ │ │ │ │ + strbvs r7, [lr, #-872]! @ 0xfffffc98 │ │ │ │ │ + strbtvc r6, [r4], #-2423 @ 0xfffff689 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr6, [pc, #-420]! @ d8bbdc <__bss_end__@@Base+0x68e52c> │ │ │ │ │ + andeq r0, r0, r3, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bbd0 <__bss_end__@@Base+0x68e520> │ │ │ │ │ - bvc 27e6e54 <_edata@@Base+0x593e54> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bbd8 <__bss_end__@@Base+0x68e528> │ │ │ │ │ + ldmdbvs r7!, {r1, r4, r5, sp}^ │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - andeq r6, r0, ip, ror #10 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ cmnvc r5, #26112 @ 0x6600 │ │ │ │ │ - strbvc r5, [pc, #-3944]! @ d8ae4c <__bss_end__@@Base+0x68d79c> │ │ │ │ │ + strbvc r5, [pc, #-3944]! @ d8ae54 <__bss_end__@@Base+0x68d7a4> │ │ │ │ │ ldrbtvc r7, [r5], #-116 @ 0xffffff8c │ │ │ │ │ - andeq r0, r0, r2, lsr r5 │ │ │ │ │ + stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bc10 <__bss_end__@@Base+0x68e560> │ │ │ │ │ - stclvs 4, cr6, [pc, #-204]! @ d8bd00 <__bss_end__@@Base+0x68e650> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bc18 <__bss_end__@@Base+0x68e568> │ │ │ │ │ + stclvs 1, cr6, [r2], #-204 @ 0xffffff34 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - @ instruction: 0x66747570 │ │ │ │ │ + rsbseq r7, r4, r0, ror r5 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1396 @ 0xfffffa8c │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbtvc r2, [r3], #-3635 @ 0xfffff1cd │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bc48 <__bss_end__@@Base+0x68e598> │ │ │ │ │ - ldrbvs r6, [r0, #-3891]! @ 0xfffff0cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bc50 <__bss_end__@@Base+0x68e5a0> │ │ │ │ │ + mrccs 14, 3, r6, cr3, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - mcrcs 4, 3, r7, cr1, cr2, {1} │ │ │ │ │ + cmnvs r2, #461373440 @ 0x1b800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x0064646f │ │ │ │ │ ldrbtvc r6, [r2], #-2407 @ 0xfffff699 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bc90 <__bss_end__@@Base+0x68e5e0> │ │ │ │ │ - cmnvs lr, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bc98 <__bss_end__@@Base+0x68e5e8> │ │ │ │ │ + @ instruction: 0x66654433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcpl 0x00797368 │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr1, {3} │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ d8bcec <__bss_end__@@Base+0x68e63c> │ │ │ │ │ - stmdbvs ip!, {r1, r4, r5, r8, r9, sl, sp, lr}^ │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bcd8 <__bss_end__@@Base+0x68e628> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bce0 <__bss_end__@@Base+0x68e630> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + rsbvs r6, r5, #1929379840 @ 0x73000000 │ │ │ │ │ cmnvs r2, r3, ror #8 │ │ │ │ │ svcvs 0x0070736e │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-460]! @ d8bd04 <__bss_end__@@Base+0x68e654> │ │ │ │ │ + strbtvc r2, [r1], #-3634 @ 0xfffff1ce │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bd20 <__bss_end__@@Base+0x68e670> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bd28 <__bss_end__@@Base+0x68e678> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - andeq r7, r0, r1, ror #6 │ │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ │ + ldrbvc r7, [pc, -r1, ror #4] │ │ │ │ │ + svcpl 0x006e7261 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ d8bd58 <__bss_end__@@Base+0x68e6a8> │ │ │ │ │ + stclvs 0, cr7, [pc], #-444 @ d8bd60 <__bss_end__@@Base+0x68e6b0> │ │ │ │ │ ldrbvs r5, [r2, #-3961]! @ 0xfffff087 │ │ │ │ │ mrcvs 5, 3, r7, cr2, cr4, {3} │ │ │ │ │ mcrvs 15, 3, r5, cr9, cr3, {3} │ │ │ │ │ @ instruction: 0x76726574 │ │ │ │ │ - ldclcs 12, cr6, [r3, #-388]! @ 0xfffffe7c │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs r3, #24832 @ 0x6100 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bd80 <__bss_end__@@Base+0x68e6d0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bd88 <__bss_end__@@Base+0x68e6d8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - stclcs 3, cr7, [pc, #-432]! @ d8bdc0 <__bss_end__@@Base+0x68e710> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + strbvs r7, [r9, -ip, ror #6]! │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ d8bdc0 <__bss_end__@@Base+0x68e710> │ │ │ │ │ rsbvc r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ stmdbvs r8!, {r2, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bdd0 <__bss_end__@@Base+0x68e720> │ │ │ │ │ - rsbsvs r6, r2, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bdd8 <__bss_end__@@Base+0x68e728> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr3, {1} │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 27e7118 <_edata@@Base+0x594118> │ │ │ │ │ + bvc 27e7120 <_edata@@Base+0x594120> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - @ instruction: 0x675f4b54 │ │ │ │ │ + andeq r4, r0, r4, asr fp │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ strbtvc r6, [r6], #-1631 @ 0xfffff9a1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8be00 <__bss_end__@@Base+0x68e750> │ │ │ │ │ - andeq r2, r0, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8be08 <__bss_end__@@Base+0x68e758> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ d8b9c0 <__bss_end__@@Base+0x68e310> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ d8b9c8 <__bss_end__@@Base+0x68e318> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 13, cr6, [pc, #-456]! @ d8be30 <__bss_end__@@Base+0x68e780> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ ldclvs 1, cr6, [r2], #-396 @ 0xfffffe74 │ │ │ │ │ svcpl 0x006e6f73 │ │ │ │ │ - ldmdbvc r2!, {r1, r4, r5, r6, sl, sp, lr}^ │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00696472 │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8be58 <__bss_end__@@Base+0x68e7a8> │ │ │ │ │ - cmnvc r9, #-1006632960 @ 0xc4000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8be60 <__bss_end__@@Base+0x68e7b0> │ │ │ │ │ + cmnvs r9, r1, lsr sp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - rsbcs r7, sp, ip, ror #6 │ │ │ │ │ + strbvs r7, [ip, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvs r7, #461373440 @ 0x1b800000 │ │ │ │ │ ldrbvs r6, [r4, #-3695]! @ 0xfffff191 │ │ │ │ │ - strbtvc r7, [lr], #-1144 @ 0xfffffb88 │ │ │ │ │ - svcpl 0x00626972 │ │ │ │ │ + rsbeq r7, r5, r8, ror r4 │ │ │ │ │ + ldrdeq r7, [r0], -fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bea8 <__bss_end__@@Base+0x68e7f8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8beb0 <__bss_end__@@Base+0x68e800> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svcpl 0x00626973 │ │ │ │ │ + rsbeq r6, r5, pc, ror #8 │ │ │ │ │ rsbvc r7, r1, #108 @ 0x6c │ │ │ │ │ sbcseq ip, r7, r4, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bee8 <__bss_end__@@Base+0x68e838> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bef0 <__bss_end__@@Base+0x68e840> │ │ │ │ │ + andeq r2, r1, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbsvs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ - ldrbvc r6, [pc, #-876] @ d8bd64 <__bss_end__@@Base+0x68e6b4> │ │ │ │ │ + rsbsvc r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + ldrbvc r6, [pc, #-876] @ d8bd6c <__bss_end__@@Base+0x68e6bc> │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bf28 <__bss_end__@@Base+0x68e878> │ │ │ │ │ - rsbscs r6, r2, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bf30 <__bss_end__@@Base+0x68e880> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svcvs 0x00726f73 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #460 @ 0x1cc │ │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ │ rsbsvc r7, r0, #102 @ 0x66 │ │ │ │ │ rsbsvc r6, r4, r9, ror #28 │ │ │ │ │ - stclvs 5, cr6, [r3, #-456]! @ 0xfffffe38 │ │ │ │ │ - sbcseq r6, r7, sp, ror #2 │ │ │ │ │ + stmdbvs r3!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bf70 <__bss_end__@@Base+0x68e8c0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bf78 <__bss_end__@@Base+0x68e8c8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldrbtvc r7, [r3], #-613 @ 0xfffffd9b │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + rsbsvc r7, r3, r5, ror #4 │ │ │ │ │ + rsbseq r6, r8, ip, ror #10 │ │ │ │ │ rsbvs r6, r1, #120, 24 @ 0x7800 │ │ │ │ │ cmpvc pc, #25856 @ 0x6500 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr5, {3} │ │ │ │ │ ldmdbvc r2!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bfb8 <__bss_end__@@Base+0x68e908> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bfc0 <__bss_end__@@Base+0x68e910> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r6, [lr], #-2423 @ 0xfffff689 │ │ │ │ │ sbcseq r7, r7, pc, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8bff0 <__bss_end__@@Base+0x68e940> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ d8c1b0 <__bss_end__@@Base+0x68eb00> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8bff8 <__bss_end__@@Base+0x68e948> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ d8c1b8 <__bss_end__@@Base+0x68eb08> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ stclvs 14, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ + rsbseq r6, r2, r5, ror #10 │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c020 <__bss_end__@@Base+0x68e970> │ │ │ │ │ - sbcseq ip, r7, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c028 <__bss_end__@@Base+0x68e978> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdavs r3!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c058 <__bss_end__@@Base+0x68e9a8> │ │ │ │ │ - andeq sp, r0, r1, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c060 <__bss_end__@@Base+0x68e9b0> │ │ │ │ │ + stclvs 5, cr6, [pc, #-196]! @ d8c158 <__bss_end__@@Base+0x68eaa8> │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ d8c060 <__bss_end__@@Base+0x68e9b0> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ d8c068 <__bss_end__@@Base+0x68e9b8> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclvs 3, cr7, [pc, #-440]! @ d8c08c <__bss_end__@@Base+0x68e9dc> │ │ │ │ │ ldrbtvc r6, [r9], #-372 @ 0xfffffe8c │ │ │ │ │ strbtvc r7, [r1], #-623 @ 0xfffffd91 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c098 <__bss_end__@@Base+0x68e9e8> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c0a0 <__bss_end__@@Base+0x68e9f0> │ │ │ │ │ + stmdbvc r1!, {r1, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r6, #100, 10 @ 0x19000000 │ │ │ │ │ sbcseq r6, r7, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c0d8 <__bss_end__@@Base+0x68ea28> │ │ │ │ │ - rsbvc r6, sp, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c0e0 <__bss_end__@@Base+0x68ea30> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ svcvs 0x00746662 │ │ │ │ │ rsbseq r6, r4, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c118 <__bss_end__@@Base+0x68ea68> │ │ │ │ │ - sbcseq r6, r7, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c120 <__bss_end__@@Base+0x68ea70> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldcleq 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ - stclmi 3, cr4, [pc, #-64] @ d8c2bc <__bss_end__@@Base+0x68ec0c> │ │ │ │ │ + ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ subsvc r6, pc, #102760448 @ 0x6200000 │ │ │ │ │ svcpl 0x006c6165 │ │ │ │ │ - ldclcs 6, cr6, [r4, #-408]! @ 0xfffffe68 │ │ │ │ │ - ldmdbeq r3, {r0, r1, r4, r5, r9, sl, fp}^ │ │ │ │ │ + cmnvs r4, #106954752 @ 0x6600000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c160 <__bss_end__@@Base+0x68eab0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c168 <__bss_end__@@Base+0x68eab8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ d8bd20 <__bss_end__@@Base+0x68e670> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ d8bd28 <__bss_end__@@Base+0x68e678> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - cmnvs r3, #7296 @ 0x1c80 │ │ │ │ │ - ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r7, [r9, -pc, ror #4]! │ │ │ │ │ sbcseq r6, r7, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c1b0 <__bss_end__@@Base+0x68eb00> │ │ │ │ │ - rsbcs r6, ip, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c1b8 <__bss_end__@@Base+0x68eb08> │ │ │ │ │ + strtmi r6, [r0], #-1331 @ 0xfffffacd │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 27e74f8 <_edata@@Base+0x5944f8> │ │ │ │ │ + bvc 27e7500 <_edata@@Base+0x594500> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - @ instruction: 0x56204b54 │ │ │ │ │ + strbpl r4, [r5, #-2900]! @ 0xfffff4ac │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ strbtvc r7, [r1], #-1141 @ 0xfffffb8b │ │ │ │ │ - strbvc r6, [lr, -r9, ror #30]! │ │ │ │ │ - svcpl 0x006e7261 │ │ │ │ │ + strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c1e8 <__bss_end__@@Base+0x68eb38> │ │ │ │ │ - rsbvs r6, r1, #835584 @ 0xcc000 │ │ │ │ │ - blvs 26648e8 <_edata@@Base+0x4118e8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c1f0 <__bss_end__@@Base+0x68eb40> │ │ │ │ │ + smladxeq pc, r3, r7, r0 @ │ │ │ │ │ + blvs 26648f0 <_edata@@Base+0x4118f0> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + smlsldxmi r7, pc, r4, r3 @ │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c210 <__bss_end__@@Base+0x68eb60> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c218 <__bss_end__@@Base+0x68eb68> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcpl 0x00727368 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + cmpmi r9, r8, ror #6 │ │ │ │ │ + stclcs 12, cr4, [r5, #-264] @ 0xfffffef8 │ │ │ │ │ cmnvs r0, r9, ror #28 │ │ │ │ │ sbcseq r7, r7, r2, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c250 <__bss_end__@@Base+0x68eba0> │ │ │ │ │ - stmdbeq sl!, {r0, r4, r5, r8, r9, ip, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c258 <__bss_end__@@Base+0x68eba8> │ │ │ │ │ + eorpl r6, r0, #12544 @ 0x3100 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + bcs 2a67df8 <_edata@@Base+0x814df8> │ │ │ │ │ strbtvc r6, [r5], #-3433 @ 0xfffff297 │ │ │ │ │ rsbcs r6, r3, r2, ror r9 │ │ │ │ │ ldrtvc r3, [lr], #-316 @ 0xfffffec4 │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c298 <__bss_end__@@Base+0x68ebe8> │ │ │ │ │ - ldrbvs r7, [r4, #-562]! @ 0xfffffdce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c2a0 <__bss_end__@@Base+0x68ebf0> │ │ │ │ │ + cmnvs r2, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c2d8 <__bss_end__@@Base+0x68ec28> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c2e0 <__bss_end__@@Base+0x68ec30> │ │ │ │ │ + strtcs r0, [pc], #-3634 @ d8c49c <__bss_end__@@Base+0x68edec> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c320 <__bss_end__@@Base+0x68ec70> │ │ │ │ │ - strbvs r6, [ip, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c328 <__bss_end__@@Base+0x68ec78> │ │ │ │ │ + @ instruction: 0x61207432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-484]! @ d8c32c <__bss_end__@@Base+0x68ec7c> │ │ │ │ │ + eormi r0, sp, #52428800 @ 0x3200000 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c370 <__bss_end__@@Base+0x68ecc0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c378 <__bss_end__@@Base+0x68ecc8> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldclvs 5, cr6, [r2, #-416]! @ 0xfffffe60 │ │ │ │ │ rsbeq r7, r5, r9, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c3a0 <__bss_end__@@Base+0x68ecf0> │ │ │ │ │ - stmdbeq lr, {r0, r1, r4, r5, r8, r9, sl, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c3a8 <__bss_end__@@Base+0x68ecf8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - strbvs r7, [fp, #-876]! @ 0xfffffc94 │ │ │ │ │ - strbvs r7, [r4, #-591]! @ 0xfffffdb1 │ │ │ │ │ + mcrrmi 3, 6, r7, r2, cr12 │ │ │ │ │ + cdpmi 13, 4, cr2, cr9, cr5, {2} │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, ip, sp, lr}^ │ │ │ │ │ svcpl 0x006e6f6c │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 0, cr7, [pc, #-432]! @ d8c3f8 <__bss_end__@@Base+0x68ed48> │ │ │ │ │ + streq r0, [pc], #-2355 @ d8c5ac <__bss_end__@@Base+0x68eefc> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c3f8 <__bss_end__@@Base+0x68ed48> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c400 <__bss_end__@@Base+0x68ed50> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ + cdpvs 5, 7, cr6, cr8, cr12, {3} │ │ │ │ │ + pushmi {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ cmnvc lr, #440 @ 0x1b8 │ │ │ │ │ cmnvs ip, r3, ror #2 │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-456]! @ d8c428 <__bss_end__@@Base+0x68ed78> │ │ │ │ │ + andscc r2, sp, r3, lsr sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c440 <__bss_end__@@Base+0x68ed90> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c448 <__bss_end__@@Base+0x68ed98> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbtvc r7, [lr], #-869 @ 0xfffffc9b │ │ │ │ │ + stclvs 3, cr7, [r5], #-404 @ 0xfffffe6c │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ rsbseq r7, r0, r9, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c480 <__bss_end__@@Base+0x68edd0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c488 <__bss_end__@@Base+0x68edd8> │ │ │ │ │ + svcpl 0x00544f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbvc r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c4d0 <__bss_end__@@Base+0x68ee20> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c4d8 <__bss_end__@@Base+0x68ee28> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-396]! @ d8c53c <__bss_end__@@Base+0x68ee8c> │ │ │ │ │ + svcmi 0x004f5232 │ │ │ │ │ stclvs 4, cr6, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c520 <__bss_end__@@Base+0x68ee70> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c528 <__bss_end__@@Base+0x68ee78> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - ldmdaeq r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpmi 3, 2, cr0, cr13, cr15, {0} │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ ldrbvs r6, [r4, #-356]! @ 0xfffffe9c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c560 <__bss_end__@@Base+0x68eeb0> │ │ │ │ │ - stmdbmi r0!, {r1, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c568 <__bss_end__@@Base+0x68eeb8> │ │ │ │ │ + strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - cdpvs 14, 7, cr6, cr4, cr5, {3} │ │ │ │ │ + cmnvs r4, r5, ror #28 │ │ │ │ │ strbvs r7, [r9, #-620]! @ 0xfffffd94 │ │ │ │ │ cdpvs 1, 6, cr6, cr14, cr13, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c5a8 <__bss_end__@@Base+0x68eef8> │ │ │ │ │ - stmdbvc ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c5b0 <__bss_end__@@Base+0x68ef00> │ │ │ │ │ + mrcmi 12, 3, r6, cr3, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r4, r4, ror pc │ │ │ │ │ cmnvc r9, #108, 8 @ 0x6c000000 │ │ │ │ │ - rsbsvs r6, r0, #478150656 @ 0x1c800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r0, r2, ror r5 │ │ │ │ │ + stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c5f0 <__bss_end__@@Base+0x68ef40> │ │ │ │ │ - ldrbeq r6, [r3, #-3121]! @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c5f8 <__bss_end__@@Base+0x68ef48> │ │ │ │ │ + sbcseq r6, r7, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ andeq r0, r0, fp, lsr #26 │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c630 <__bss_end__@@Base+0x68ef80> │ │ │ │ │ - subpl r5, pc, #268435459 @ 0x10000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c638 <__bss_end__@@Base+0x68ef88> │ │ │ │ │ + sbcseq r6, r7, r1, lsr r4 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r6, r5, r4, ror pc │ │ │ │ │ - bvc 2aa6dbc <_edata@@Base+0x853dbc> │ │ │ │ │ + bvc 2aa6dc4 <_edata@@Base+0x853dc4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c660 <__bss_end__@@Base+0x68efb0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c668 <__bss_end__@@Base+0x68efb8> │ │ │ │ │ + strbtvc r6, [pc], #-3123 @ d8c824 <__bss_end__@@Base+0x68f174> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ @ instruction: 0x775f7274 │ │ │ │ │ svcpl 0x006e7261 │ │ │ │ │ strbvs r6, [r4, #-3701]! @ 0xfffff18b │ │ │ │ │ rsbvc r6, r1, #25344 @ 0x6300 │ │ │ │ │ - rsbscs r6, r2, r5, ror #8 │ │ │ │ │ - ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ + strbtvc r6, [r1], #-1125 @ 0xfffffb9b │ │ │ │ │ + stclcs 15, cr6, [lr], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c6b8 <__bss_end__@@Base+0x68f008> │ │ │ │ │ - strbvs r6, [sp, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c6c0 <__bss_end__@@Base+0x68f010> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stclvs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ + strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ strbtvc r6, [r1], #-3429 @ 0xfffff29b │ │ │ │ │ - @ instruction: 0x66786972 │ │ │ │ │ - rsbeq r6, r9, pc, ror #24 │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c708 <__bss_end__@@Base+0x68f058> │ │ │ │ │ - mcrmi 6, 2, r4, cr9, cr3, {1} │ │ │ │ │ - blvs 2664e08 <_edata@@Base+0x411e08> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c710 <__bss_end__@@Base+0x68f060> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ + blvs 2664e10 <_edata@@Base+0x411e10> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - cmpvs r6, r4, ror r3 │ │ │ │ │ + rsbscs r7, r3, r4, ror r3 │ │ │ │ │ cmnvs r9, #120, 8 @ 0x78000000 │ │ │ │ │ ldrbvs r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00797261 │ │ │ │ │ cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ - rsbvc r6, sp, r3, asr #30 │ │ │ │ │ + svceq 0x00090067 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c740 <__bss_end__@@Base+0x68f090> │ │ │ │ │ - cmnvs lr, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c748 <__bss_end__@@Base+0x68f098> │ │ │ │ │ + cmpvc pc, #12800 @ 0x3200 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvc r7, [r1], #-620 @ 0xfffffd94 │ │ │ │ │ smcvs 54771 @ 0xd5f3 │ │ │ │ │ strbtvc r5, [r9], #-3960 @ 0xfffff088 │ │ │ │ │ - strbvs r7, [r4, #-613]! @ 0xfffffd9b │ │ │ │ │ + eorpl r7, r0, #1342177286 @ 0x50000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c780 <__bss_end__@@Base+0x68f0d0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c788 <__bss_end__@@Base+0x68f0d8> │ │ │ │ │ + svcmi 0x00556531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ rsbseq r6, r4, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c7c0 <__bss_end__@@Base+0x68f110> │ │ │ │ │ - @ instruction: 0x77617232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c7c8 <__bss_end__@@Base+0x68f118> │ │ │ │ │ + sbcseq ip, r7, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r5, ror #6 │ │ │ │ │ + cmnvs r5, r5, asr #2 │ │ │ │ │ strbtvs r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c808 <__bss_end__@@Base+0x68f158> │ │ │ │ │ - ldrbtvc r6, [r3], #-1329 @ 0xfffffacf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c810 <__bss_end__@@Base+0x68f160> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldmdbvs r4!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x532c7365 │ │ │ │ │ + cmpvs pc, #116, 8 @ 0x74000000 │ │ │ │ │ + ldrbtvs r6, [r2], #-3951 @ 0xfffff091 │ │ │ │ │ stclvs 12, cr6, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c858 <__bss_end__@@Base+0x68f1a8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c860 <__bss_end__@@Base+0x68f1b0> │ │ │ │ │ + rsbvc r7, r5, #855638016 @ 0x33000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - strbtvs r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ + cdpvs 5, 7, cr6, cr1, cr5, {3} │ │ │ │ │ + sbcseq ip, r7, r8 │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ strbtvc r7, [r9], #-1907 @ 0xfffff88d │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 8, cr6, [pc, #-396]! @ d8c8cc <__bss_end__@@Base+0x68f21c> │ │ │ │ │ + strbtvc r6, [lr], #-2353 @ 0xfffff6cf │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c8a8 <__bss_end__@@Base+0x68f1f8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c8b0 <__bss_end__@@Base+0x68f200> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ sbcseq r7, r7, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c8e8 <__bss_end__@@Base+0x68f238> │ │ │ │ │ - @ instruction: 0x66202c32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c8f0 <__bss_end__@@Base+0x68f240> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stmdavs r3!, {r0, r3, r4, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - sbcseq r7, r7, r1, ror #4 │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x6d656972 │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c930 <__bss_end__@@Base+0x68f280> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c938 <__bss_end__@@Base+0x68f288> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvc r2, #460 @ 0x1cc │ │ │ │ │ - rsbseq r6, r0, r9, ror #26 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ │ sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c970 <__bss_end__@@Base+0x68f2c0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c978 <__bss_end__@@Base+0x68f2c8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - bvs 2a670d8 <_edata@@Base+0x8140d8> │ │ │ │ │ + @ instruction: 0x06004554 │ │ │ │ │ + bvs 2a670e0 <_edata@@Base+0x8140e0> │ │ │ │ │ strbtvc r6, [lr], #-2415 @ 0xfffff691 │ │ │ │ │ - rsbeq r6, sp, r0, ror r3 │ │ │ │ │ - sbcseq ip, r7, r8 │ │ │ │ │ + ldmdbvs r8!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c9a8 <__bss_end__@@Base+0x68f2f8> │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c9b0 <__bss_end__@@Base+0x68f300> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ - stclvs 6, cr7, [pc], #-404 @ d8c9f4 <__bss_end__@@Base+0x68f344> │ │ │ │ │ + stclvs 6, cr7, [pc], #-404 @ d8c9fc <__bss_end__@@Base+0x68f34c> │ │ │ │ │ svcvs 0x00697475 │ │ │ │ │ - svceq 0x0009526e │ │ │ │ │ - ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ + ldrbvs r6, [r4, #-3694]! @ 0xfffff192 │ │ │ │ │ + ldrbtvc r6, [r2], -r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8c9e8 <__bss_end__@@Base+0x68f338> │ │ │ │ │ - mcreq 5, 0, r4, cr15, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8c9f0 <__bss_end__@@Base+0x68f340> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r7, r1, r7, asr #4 │ │ │ │ │ cmnvs r3, r8, ror #18 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00207369 │ │ │ │ │ stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ strtvs r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ stclvs 14, cr6, [r1, #-484]! @ 0xfffffe1c │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvc r9, #32, 6 @ 0x80000000 │ │ │ │ │ cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ svcpl 0x00646461 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ - cmnvc r9, r5, ror #16 │ │ │ │ │ - sbcseq r6, r7, r5, ror r5 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ca38 <__bss_end__@@Base+0x68f388> │ │ │ │ │ - strbpl r4, [lr, #-1331] @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8ca40 <__bss_end__@@Base+0x68f390> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmpmi pc, r8, ror #6 │ │ │ │ │ - stclmi 13, cr2, [r9, #-336] @ 0xfffffeb0 │ │ │ │ │ + ldmdbvs r0!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ rsbseq r7, r0, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ca78 <__bss_end__@@Base+0x68f3c8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8ca80 <__bss_end__@@Base+0x68f3d0> │ │ │ │ │ + tstcs r9, r1, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbvs r7, [ip, #-869]! @ 0xfffffc9b │ │ │ │ │ + cmnvs r9, r5, ror #6 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr9, {3} │ │ │ │ │ sbcseq r6, r7, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cab8 <__bss_end__@@Base+0x68f408> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cac0 <__bss_end__@@Base+0x68f410> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ d8cc7c <__bss_end__@@Base+0x68f5cc> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ sbcseq ip, r7, fp, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8caf0 <__bss_end__@@Base+0x68f440> │ │ │ │ │ - @ instruction: 0x512d0533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8caf8 <__bss_end__@@Base+0x68f448> │ │ │ │ │ + stclvs 14, cr6, [pc, #-204]! @ d8cbe8 <__bss_end__@@Base+0x68f538> │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 27e7e38 <_edata@@Base+0x594e38> │ │ │ │ │ + bvc 27e7e40 <_edata@@Base+0x594e40> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - rsbsvs r4, r2, #84, 22 @ 0x15000 │ │ │ │ │ + vmovvs.s8 r4, d5[6] │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ - stclvs 0, cr7, [pc], #-380 @ d8cb50 <__bss_end__@@Base+0x68f4a0> │ │ │ │ │ + stclvs 0, cr7, [pc], #-380 @ d8cb58 <__bss_end__@@Base+0x68f4a8> │ │ │ │ │ svcvs 0x00635f79 │ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr14, {3} │ │ │ │ │ - rsbseq r6, r4, r5, ror #28 │ │ │ │ │ - sbcseq ip, r7, r8 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cb30 <__bss_end__@@Base+0x68f480> │ │ │ │ │ - streq r0, [pc, #-2099] @ d8c4b9 <__bss_end__@@Base+0x68ee09> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cb38 <__bss_end__@@Base+0x68f488> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - streq r4, [pc, #-1364] @ d8c7c0 <__bss_end__@@Base+0x68f110> │ │ │ │ │ + mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ sbcseq ip, r7, ip, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cb70 <__bss_end__@@Base+0x68f4c0> │ │ │ │ │ - svcmi 0x00555131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cb78 <__bss_end__@@Base+0x68f4c8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r7, [r5], #-592 @ 0xfffffdb0 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ - eorpl r7, r0, #-1811939327 @ 0x94000001 │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ ldrbvs r6, [r4, #-359]! @ 0xfffffe99 │ │ │ │ │ strbtvc r6, [r1], #-3423 @ 0xfffff2a1 │ │ │ │ │ - rsbsvs r6, r8, #1867776 @ 0x1c8000 │ │ │ │ │ - cdpeq 5, 5, cr6, cr6, cr12, {3} │ │ │ │ │ + ldrbvs r6, [r8, #-2418]! @ 0xfffff68e │ │ │ │ │ + sbcseq ip, r7, r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cbb8 <__bss_end__@@Base+0x68f508> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cbc0 <__bss_end__@@Base+0x68f510> │ │ │ │ │ + @ instruction: 0x532c0533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - rsbvc r6, sp, r7, ror #30 │ │ │ │ │ + stccs 15, cr0, [r5, #-412] @ 0xfffffe64 │ │ │ │ │ ldrbtvc r6, [r2], #-3942 @ 0xfffff09a │ │ │ │ │ rsbsvc r7, r2, #415236096 @ 0x18c00000 │ │ │ │ │ - stmdavs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - sbcseq r6, r7, r4, ror r8 │ │ │ │ │ + stmdbvs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cc08 <__bss_end__@@Base+0x68f558> │ │ │ │ │ - stcne 6, cr5, [lr, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cc10 <__bss_end__@@Base+0x68f560> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ svcpl 0x0074616d │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cc38 <__bss_end__@@Base+0x68f588> │ │ │ │ │ - sbcseq r7, r7, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cc40 <__bss_end__@@Base+0x68f590> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - rsbsvc r6, r3, r1, ror #18 │ │ │ │ │ - strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs r4, r4, ror pc │ │ │ │ │ - strbvc r6, [pc, #-1644]! @ d8c7c0 <__bss_end__@@Base+0x68f110> │ │ │ │ │ + strbvc r6, [pc, #-1644]! @ d8c7c8 <__bss_end__@@Base+0x68f118> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cc88 <__bss_end__@@Base+0x68f5d8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cc90 <__bss_end__@@Base+0x68f5e0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ d8cce4 <__bss_end__@@Base+0x68f634> │ │ │ │ │ + @ instruction: 0x56565433 │ │ │ │ │ ldrbvs r6, [r4, #-1395]! @ 0xfffffa8d │ │ │ │ │ stclvs 5, cr7, [r1], #-452 @ 0xfffffe3c │ │ │ │ │ - cmnvs lr, #112, 10 @ 0x1c000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr0, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ccd8 <__bss_end__@@Base+0x68f628> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cce0 <__bss_end__@@Base+0x68f630> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ cmnvc ip, #24832 @ 0x6100 │ │ │ │ │ sbcseq r6, r7, r9, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cd10 <__bss_end__@@Base+0x68f660> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cd18 <__bss_end__@@Base+0x68f668> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvs r7, [pc, -r9, ror #6] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cd50 <__bss_end__@@Base+0x68f6a0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cd58 <__bss_end__@@Base+0x68f6a8> │ │ │ │ │ + rsbsvc r7, r0, #3342336 @ 0x330000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ d8cd98 <__bss_end__@@Base+0x68f6e8> │ │ │ │ │ + stmdbeq pc, {r0, r1, r4, r5, r8, sl, lr} @ │ │ │ │ │ rsbvc r7, r9, #1929379840 @ 0x73000000 │ │ │ │ │ strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ - cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr1, {1} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cd98 <__bss_end__@@Base+0x68f6e8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cda0 <__bss_end__@@Base+0x68f6f0> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldrbtvc r6, [r2], #-3942 @ 0xfffff09a │ │ │ │ │ rsbeq r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cdd0 <__bss_end__@@Base+0x68f720> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cdd8 <__bss_end__@@Base+0x68f728> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r2], #-3910 @ 0xfffff0ba │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - stclvs 4, cr7, [r6], #-468 @ 0xfffffe2c │ │ │ │ │ - sbcseq r6, r7, r1, ror #14 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ subsvc r6, pc, sl, ror lr @ │ │ │ │ │ rsbvc r6, sp, #1867776 @ 0x1c8000 │ │ │ │ │ svcpl 0x00746f6f │ │ │ │ │ rsbsvs r6, r2, #494927872 @ 0x1d800000 │ │ │ │ │ - cmnvs r5, #-1140850687 @ 0xbc000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr5, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ce28 <__bss_end__@@Base+0x68f778> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8ce30 <__bss_end__@@Base+0x68f780> │ │ │ │ │ + rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-484]! @ d8ce34 <__bss_end__@@Base+0x68f784> │ │ │ │ │ + @ instruction: 0x532c0533 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ cmnvc r5, #-268435451 @ 0xf0000005 │ │ │ │ │ cmnvs r5, r9, ror #8 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #108, 6 @ 0xb0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ce80 <__bss_end__@@Base+0x68f7d0> │ │ │ │ │ - ldclvs 15, cr6, [r2], #-204 @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8ce88 <__bss_end__@@Base+0x68f7d8> │ │ │ │ │ + streq r0, [pc, #-2099] @ d8c811 <__bss_end__@@Base+0x68f161> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ mrcvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ │ strbvc r5, [r3, #-3940]! @ 0xfffff09c │ │ │ │ │ ldrbvs r6, [pc, -r2, ror #10] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8ced0 <__bss_end__@@Base+0x68f820> │ │ │ │ │ - rsbscs r6, r2, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8ced8 <__bss_end__@@Base+0x68f828> │ │ │ │ │ + strbtpl r7, [r1], #-563 @ 0xfffffdcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ d8cf10 <__bss_end__@@Base+0x68f860> │ │ │ │ │ - svcmi 0x00555133 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [r7, #-1388]! @ 0xfffffa94 │ │ │ │ │ ldrbvs r6, [r2, #-1134]! @ 0xfffffb92 │ │ │ │ │ - mcrvs 0, 3, r7, cr1, cr15, {2} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #95 @ 0x5f │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cf18 <__bss_end__@@Base+0x68f868> │ │ │ │ │ - rsbvc r7, r1, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cf20 <__bss_end__@@Base+0x68f870> │ │ │ │ │ + mcrcc 7, 1, r4, cr13, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ - ldrbvc r6, [pc], #-3439 @ d8d114 <__bss_end__@@Base+0x68fa64> │ │ │ │ │ + ldrbvc r6, [pc], #-3439 @ d8d11c <__bss_end__@@Base+0x68fa6c> │ │ │ │ │ cdpvs 5, 7, cr7, cr2, cr15, {3} │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr1, {3} │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + strtpl r7, [r0], #-628 @ 0xfffffd8c │ │ │ │ │ + rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cf78 <__bss_end__@@Base+0x68f8c8> │ │ │ │ │ - strbpl r4, [lr], #-2355 @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cf80 <__bss_end__@@Base+0x68f8d0> │ │ │ │ │ + strbvs r7, [r8, #-1075]! @ 0xfffffbcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbvc r7, [r3, #-872]! @ 0xfffffc98 │ │ │ │ │ - bvc 27e82e0 <_edata@@Base+0x5952e0> │ │ │ │ │ + svcvs 0x00697368 │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ cmnvs sp, r4, ror #30 │ │ │ │ │ sbcseq r6, r7, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8cfb8 <__bss_end__@@Base+0x68f908> │ │ │ │ │ - teqcc ip, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8cfc0 <__bss_end__@@Base+0x68f910> │ │ │ │ │ + streq r0, [pc, #-2353] @ d8c84b <__bss_end__@@Base+0x68f19b> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #1776 @ 0x6f0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, pc, ror #28 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbtvs r6, [r4], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r7, [r2, #-873]! @ 0xfffffc97 │ │ │ │ │ - stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbsvs r7, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ + cmnvs r1, #112, 4 │ │ │ │ │ + mrceq 6, 2, r5, cr6, cr4, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d008 <__bss_end__@@Base+0x68f958> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d010 <__bss_end__@@Base+0x68f960> │ │ │ │ │ + @ instruction: 0x46454431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbsvs r6, r3, #24832 @ 0x6100 │ │ │ │ │ + rsbsmi r6, r3, #24832 @ 0x6100 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - svcpl 0x00666474 │ │ │ │ │ - cmnvs r4, r2, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d050 <__bss_end__@@Base+0x68f9a0> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d058 <__bss_end__@@Base+0x68f9a8> │ │ │ │ │ + mcrvs 2, 3, r5, cr1, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ - stmdbvs r7!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 2, cr7, [r7, #-404]! @ 0xfffffe6c │ │ │ │ │ + svcmi 0x00432f33 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ strbvs r6, [lr, #-2399]! @ 0xfffff6a1 │ │ │ │ │ stclvs 5, cr7, [r1], #-452 @ 0xfffffe3c │ │ │ │ │ - cdpvs 4, 7, cr7, cr9, cr9, {3} │ │ │ │ │ + cmnvs r9, r9, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d098 <__bss_end__@@Base+0x68f9e8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d0a0 <__bss_end__@@Base+0x68f9f0> │ │ │ │ │ + cmnvs lr, r3, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ d8d0ec <__bss_end__@@Base+0x68fa3c> │ │ │ │ │ - stmdbmi r6, {r1, r4, r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ @ instruction: 0x6c637963 │ │ │ │ │ sbcseq r7, r7, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d0e0 <__bss_end__@@Base+0x68fa30> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d0e8 <__bss_end__@@Base+0x68fa38> │ │ │ │ │ + rsbvs r6, sp, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ d8d104 <__bss_end__@@Base+0x68fa54> │ │ │ │ │ + streq r0, [pc, #-2353] @ d8c9a3 <__bss_end__@@Base+0x68f2f3> │ │ │ │ │ ldrbvc r7, [r2, #-1139]! @ 0xfffffb8d │ │ │ │ │ rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ - cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d130 <__bss_end__@@Base+0x68fa80> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d138 <__bss_end__@@Base+0x68fa88> │ │ │ │ │ + rsbvs r7, sp, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + svcmi 0x00557365 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ @ instruction: 0x67736d72 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d170 <__bss_end__@@Base+0x68fac0> │ │ │ │ │ - svcvs 0x00462032 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d178 <__bss_end__@@Base+0x68fac8> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1620647,111 +1620879,109 @@ │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ rsbsvc r5, r0, #120, 30 @ 0x1e0 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d1c0 <__bss_end__@@Base+0x68fb10> │ │ │ │ │ - rsbvs r7, pc, #268435459 @ 0x10000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d1c8 <__bss_end__@@Base+0x68fb18> │ │ │ │ │ + movtpl r5, #33329 @ 0x8231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ - stmdbeq r2, {r0, r4, r5, r8, sl, ip, lr}^ │ │ │ │ │ + cmnvs r9, #108, 2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ svcpl 0x006e6f69 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbvc r6, sp, r3, asr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d210 <__bss_end__@@Base+0x68fb60> │ │ │ │ │ - ldmdbvs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d218 <__bss_end__@@Base+0x68fb68> │ │ │ │ │ + ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ cmnvc r5, #100, 14 @ 0x1900000 │ │ │ │ │ sbcseq r6, r7, r6, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d250 <__bss_end__@@Base+0x68fba0> │ │ │ │ │ - subscs r6, r8, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d258 <__bss_end__@@Base+0x68fba8> │ │ │ │ │ + svcmi 0x00527433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - cmnvs lr, #101376 @ 0x18c00 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + vnmulvs.f64 d22, d1, d19 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r1, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ sbcseq ip, r7, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d290 <__bss_end__@@Base+0x68fbe0> │ │ │ │ │ - @ instruction: 0x77746932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d298 <__bss_end__@@Base+0x68fbe8> │ │ │ │ │ + stmdapl r5, {r1, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ svcpl 0x006e6172 │ │ │ │ │ - stclcs 6, cr6, [r6, #-444]! @ 0xfffffe44 │ │ │ │ │ - svceq 0x00084831 │ │ │ │ │ + cmnvs r6, #116391936 @ 0x6f00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d2d0 <__bss_end__@@Base+0x68fc20> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d2d8 <__bss_end__@@Base+0x68fc28> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - ldrbmi r4, [r4, #-3950] @ 0xfffff092 │ │ │ │ │ + ldrbtvc r6, [r2], #-1390 @ 0xfffffa92 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ rsbeq r7, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ d8d300 <__bss_end__@@Base+0x68fc50> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ d8d308 <__bss_end__@@Base+0x68fc58> │ │ │ │ │ + svcvs 0x00697432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbvc r7, r1, r5, ror #6 │ │ │ │ │ - andeq r0, r0, fp, asr r0 │ │ │ │ │ - sbcseq ip, r7, r8 │ │ │ │ │ + movtmi r7, #62309 @ 0xf365 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff8e46f4 <_edata@@Base+0xfd6916f4> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vmax.f32 q8, , q8 │ │ │ │ │ vmov.i32 d17, #67108864 @ 0x04000000 │ │ │ │ │ @ instruction: 0xf6480652 │ │ │ │ │ vsubw.s8 q9, q0, d24 │ │ │ │ │ @@ -1621254,15 +1621484,15 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #-1610612729 @ 0xa0000007 │ │ │ │ │ rsbeq r2, pc, r9, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 311f68 <__stack_chk_guard@@Base+0x84ea0> │ │ │ │ │ + b 317e6c <__stack_chk_guard@@Base+0x8ada4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbmi r5, [r2, #-36] @ 0xffffffdc │ │ │ │ │ strbpl r5, [r5], #-836 @ 0xfffffcbc │ │ │ │ │ mcrmi 2, 2, r5, cr1, cr4, {2} │ │ │ │ │ rsceq r3, r4, r3, asr r2 │ │ │ │ │ cmnvc r9, #84, 16 @ 0x540000 │ │ │ │ │ rsbscs r6, r3, r0, lsr #18 │ │ │ │ │ @@ -1622300,79 +1622530,79 @@ │ │ │ │ │ @ instruction: 0x06004554 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strtvc r6, [pc], #-3171 @ d8ed38 <__bss_end__@@Base+0x691688> │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ stmdaeq pc!, {r0, r4, r5, r9, sl, fp, sp}^ @ │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ - b 31335c <__stack_chk_guard@@Base+0x86294> │ │ │ │ │ + b 3199cc <__stack_chk_guard@@Base+0x8c904> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313390 <__stack_chk_guard@@Base+0x862c8> │ │ │ │ │ + b 319a68 <__stack_chk_guard@@Base+0x8c9a0> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313364 <__stack_chk_guard@@Base+0x8629c> │ │ │ │ │ + b 3199c4 <__stack_chk_guard@@Base+0x8c8fc> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133c0 <__stack_chk_guard@@Base+0x862f8> │ │ │ │ │ + b 319ac0 <__stack_chk_guard@@Base+0x8c9f8> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313388 <__stack_chk_guard@@Base+0x862c0> │ │ │ │ │ + b 319a18 <__stack_chk_guard@@Base+0x8c950> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313328 <__stack_chk_guard@@Base+0x86260> │ │ │ │ │ + b 3198b4 <__stack_chk_guard@@Base+0x8c7ec> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133b8 <__stack_chk_guard@@Base+0x862f0> │ │ │ │ │ + b 319a88 <__stack_chk_guard@@Base+0x8c9c0> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133b0 <__stack_chk_guard@@Base+0x862e8> │ │ │ │ │ + b 319a68 <__stack_chk_guard@@Base+0x8c9a0> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133c0 <__stack_chk_guard@@Base+0x862f8> │ │ │ │ │ + b 319a80 <__stack_chk_guard@@Base+0x8c9b8> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313314 <__stack_chk_guard@@Base+0x8624c> │ │ │ │ │ + b 319840 <__stack_chk_guard@@Base+0x8c778> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133cc <__stack_chk_guard@@Base+0x86304> │ │ │ │ │ + b 319a84 <__stack_chk_guard@@Base+0x8c9bc> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313338 <__stack_chk_guard@@Base+0x86270> │ │ │ │ │ + b 319888 <__stack_chk_guard@@Base+0x8c7c0> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133d0 <__stack_chk_guard@@Base+0x86308> │ │ │ │ │ + b 319a74 <__stack_chk_guard@@Base+0x8c9ac> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133f4 <__stack_chk_guard@@Base+0x8632c> │ │ │ │ │ + b 319acc <__stack_chk_guard@@Base+0x8ca04> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133e0 <__stack_chk_guard@@Base+0x86318> │ │ │ │ │ + b 319a80 <__stack_chk_guard@@Base+0x8c9b8> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133a8 <__stack_chk_guard@@Base+0x862e0> │ │ │ │ │ + b 3199a8 <__stack_chk_guard@@Base+0x8c8e0> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133f4 <__stack_chk_guard@@Base+0x8632c> │ │ │ │ │ + b 319aa4 <__stack_chk_guard@@Base+0x8c9dc> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313454 <__stack_chk_guard@@Base+0x8638c> │ │ │ │ │ + b 319b80 <__stack_chk_guard@@Base+0x8cab8> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313430 <__stack_chk_guard@@Base+0x86368> │ │ │ │ │ + b 319b28 <__stack_chk_guard@@Base+0x8ca60> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133fc <__stack_chk_guard@@Base+0x86334> │ │ │ │ │ + b 319a80 <__stack_chk_guard@@Base+0x8c9b8> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313480 <__stack_chk_guard@@Base+0x863b8> │ │ │ │ │ + b 319bc0 <__stack_chk_guard@@Base+0x8caf8> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 31338c <__stack_chk_guard@@Base+0x862c4> │ │ │ │ │ + b 3198ec <__stack_chk_guard@@Base+0x8c824> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313430 <__stack_chk_guard@@Base+0x86368> │ │ │ │ │ + b 319af4 <__stack_chk_guard@@Base+0x8ca2c> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 31344c <__stack_chk_guard@@Base+0x86384> │ │ │ │ │ + b 319b30 <__stack_chk_guard@@Base+0x8ca68> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 31344c <__stack_chk_guard@@Base+0x86384> │ │ │ │ │ + b 319b24 <__stack_chk_guard@@Base+0x8ca5c> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133e4 <__stack_chk_guard@@Base+0x8631c> │ │ │ │ │ + b 3199b4 <__stack_chk_guard@@Base+0x8c8ec> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313430 <__stack_chk_guard@@Base+0x86368> │ │ │ │ │ + b 319ab0 <__stack_chk_guard@@Base+0x8c9e8> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313488 <__stack_chk_guard@@Base+0x863c0> │ │ │ │ │ + b 319b94 <__stack_chk_guard@@Base+0x8cacc> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 3133d0 <__stack_chk_guard@@Base+0x86308> │ │ │ │ │ + b 319948 <__stack_chk_guard@@Base+0x8c880> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 31345c <__stack_chk_guard@@Base+0x86394> │ │ │ │ │ + b 319b08 <__stack_chk_guard@@Base+0x8ca40> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313434 <__stack_chk_guard@@Base+0x8636c> │ │ │ │ │ + b 319a60 <__stack_chk_guard@@Base+0x8c998> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313464 <__stack_chk_guard@@Base+0x8639c> │ │ │ │ │ + b 319b00 <__stack_chk_guard@@Base+0x8ca38> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ - b 313468 <__stack_chk_guard@@Base+0x863a0> │ │ │ │ │ + b 319afc <__stack_chk_guard@@Base+0x8ca34> │ │ │ │ │ rsceq r3, r4, r8, asr #32 │ │ │ │ │ mcrmi 2, 2, r4, cr9, cr4, {2} │ │ │ │ │ rsceq r3, r4, r4, asr #32 │ │ │ │ │ stclcs 1, cr4, [ip, #-344] @ 0xfffffea8 │ │ │ │ │ strbmi r4, [r4, #-3917] @ 0xfffff0b3 │ │ │ │ │ @ instruction: 0x362e3353 │ │ │ │ │ @ instruction: 0x36333734 │ │ │ │ │ @@ -1623161,28 +1623391,28 @@ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ cdpcs 14, 4, cr7, cr13, cr0, {1} │ │ │ │ │ strbtvc r4, [pc], #-3616 @ d8faa8 <__bss_end__@@Base+0x6923f8> │ │ │ │ │ strtvc r6, [r0], -r0, lsr #2 │ │ │ │ │ strbtvs r6, [r9], #-3169 @ 0xfffff39f │ │ │ │ │ stclvs 0, cr7, [r1], #-128 @ 0xffffff80 │ │ │ │ │ ldrbvs r7, [r4, #-1125]! @ 0xfffffb9b │ │ │ │ │ - @ instruction: 0xf7df5b2e │ │ │ │ │ + strbtlt r6, [r0], lr, lsr #22 │ │ │ │ │ mcrvs 2, 3, r7, cr15, cr7, {2} │ │ │ │ │ rsbvc r2, r1, #103 @ 0x67 │ │ │ │ │ strbvs r7, [sp, #-1383]! @ 0xfffffa99 │ │ │ │ │ cdpvc 4, 2, cr7, cr0, cr14, {3} │ │ │ │ │ svcvs 0x0066204d │ │ │ │ │ rsbvc r2, pc, r2, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ cdpcs 14, 4, cr7, cr13, cr0, {1} │ │ │ │ │ strbtvc r4, [pc], #-3616 @ d8fae0 <__bss_end__@@Base+0x692430> │ │ │ │ │ strtvc r6, [r0], -r0, lsr #2 │ │ │ │ │ strbtvs r6, [r9], #-3169 @ 0xfffff39f │ │ │ │ │ ldmdbvc r4!, {r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf7df656c │ │ │ │ │ + strbtlt r6, [r0], ip, ror #10 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ mcrvs 2, 3, r7, cr15, cr7, {2} │ │ │ │ │ rsbvc r2, r1, #103 @ 0x67 │ │ │ │ │ strbvs r7, [sp, #-1383]! @ 0xfffffa99 │ │ │ │ │ cdpvc 4, 2, cr7, cr0, cr14, {3} │ │ │ │ │ svcvs 0x0066204d │ │ │ │ │ rsbvc r2, pc, r2, ror r0 @ │ │ │ │ │ @@ -1623375,15 +1623605,15 @@ │ │ │ │ │ subspl r5, r4, #4521984 @ 0x450000 │ │ │ │ │ subpl r2, pc, r1, asr #26 │ │ │ │ │ @ instruction: 0x4e4f4954 │ │ │ │ │ @ instruction: 0x01ba1053 │ │ │ │ │ subspl r5, r4, #4521984 @ 0x450000 │ │ │ │ │ subpl r2, pc, r1, asr #26 │ │ │ │ │ @ instruction: 0x4e4f4954 │ │ │ │ │ - @ instruction: 0xf7df4953 │ │ │ │ │ + usatlt r5, #0, r3, asr #18 │ │ │ │ │ mcrmi 2, 2, r5, cr1, cr9, {2} │ │ │ │ │ sbceq r4, r7, r7, asr #10 │ │ │ │ │ mcrmi 2, 2, r5, cr1, cr9, {2} │ │ │ │ │ sbceq r4, r7, r7, asr #10 │ │ │ │ │ ldrcc r3, [r0, -r7, asr #4]! │ │ │ │ │ sbceq r3, r7, r4, lsr r9 │ │ │ │ │ ldrcc r3, [r0, -r7, asr #4]! │ │ │ │ │ @@ -1626005,15 +1626235,15 @@ │ │ │ │ │ svclt 0x0000b993 │ │ │ │ │ sbcseq r2, r9, ip, lsl r7 │ │ │ │ │ sbcseq r1, r9, r9, ror #21 │ │ │ │ │ @ instruction: 0x0115ccb0 │ │ │ │ │ @ instruction: 0x0115ccd8 │ │ │ │ │ smlatbeq sp, r0, sp, sp │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ - sbceq sl, r2, r0, asr #13 │ │ │ │ │ + sbceq sl, r2, r8, ror #13 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq sp, pc, r0, ror r1 @ │ │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ │ @@ -1626023,34 +1626253,34 @@ │ │ │ │ │ ldrdeq lr, [r1], #160 @ 0xa0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r3, r2, r8, asr #12 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ - sbceq r1, r2, r0, lsl #31 │ │ │ │ │ + sbceq r1, r2, r0, lsr pc │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ - sbceq r1, r2, r0, asr #3 │ │ │ │ │ + sbceq r1, r2, r0, ror r1 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ sbceq r1, r2, r0, lsr sl │ │ │ │ │ sbceq r7, r2, r0, ror r6 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ sbceq r3, r2, r8, lsl r4 │ │ │ │ │ ldrsbteq r7, [r9], #120 @ 0x78 │ │ │ │ │ - sbceq r2, r2, r8, lsr r7 │ │ │ │ │ + sbceq r2, r2, r8, ror #13 │ │ │ │ │ rscseq r7, r9, r8, lsr #16 │ │ │ │ │ ldrdeq r8, [r2], #0 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ sbceq r8, r2, r8, ror #18 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ sbceq r0, r2, r0, lsl #26 │ │ │ │ │ ldrsbeq r4, [r4], #160 @ 0xa0 │ │ │ │ │ - sbceq r0, r2, r0, ror r6 │ │ │ │ │ + sbceq r0, r2, r8, asr #12 │ │ │ │ │ ldrsheq r4, [r4], #168 @ 0xa8 │ │ │ │ │ - strdeq r7, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r7, r2, r8, asr #7 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ adcseq r9, r9, r8, lsr ip │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ umlalseq r2, r4, r8, r1 │ │ │ │ │ tsteq r7, r0, lsr #25 │ │ │ │ │ @@ -1626067,20 +1626297,20 @@ │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ ldrdeq r5, [r1], r0 │ │ │ │ │ addeq ip, r1, r0, lsr #12 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ ldrdeq r7, [r1], r0 │ │ │ │ │ addeq r3, r0, r0, lsr #27 │ │ │ │ │ - sbceq r3, r1, r8, ror #28 │ │ │ │ │ + sbceq r3, r1, r0, asr #28 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ sbceq r1, r0, r8, ror r3 │ │ │ │ │ strheq pc, [r0], #32 @ │ │ │ │ │ - sbceq r4, r2, r0, lsl #21 │ │ │ │ │ + sbceq r4, r2, r8, lsl #20 │ │ │ │ │ smulleq r5, r1, r8, r1 │ │ │ │ │ addeq r2, r0, r8, lsr #16 │ │ │ │ │ adcseq r9, fp, r8, lsr #31 │ │ │ │ │ addeq r2, r0, r0, lsl #16 │ │ │ │ │ adcseq ip, pc, r0, ror #29 │ │ │ │ │ @ instruction: 0x011785d8 │ │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ │ @@ -1629050,19 +1629280,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #100, 4 @ 0x40000006 │ │ │ │ │ svcvs 0x002e3179 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 319948 <__stack_chk_guard@@Base+0x8c880> │ │ │ │ │ + b 31f858 <__stack_chk_guard@@Base+0x92790> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 31994c <__stack_chk_guard@@Base+0x8c884> │ │ │ │ │ + b 31f85c <__stack_chk_guard@@Base+0x92794> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 319960 <__stack_chk_guard@@Base+0x8c898> │ │ │ │ │ + b 31f880 <__stack_chk_guard@@Base+0x927b8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff8ec8e4 <_edata@@Base+0xfd6998e4> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, q11, q12 │ │ │ │ │ vsubw.s8 , q0, d20 │ │ │ │ │ @ instruction: 0xf8d303d9 │ │ │ │ │ @@ -1630102,43 +1630332,43 @@ │ │ │ │ │ svclt 0x0000e7d3 │ │ │ │ │ eorvc pc, r4, r6, asr #4 │ │ │ │ │ sbcseq pc, r9, r0, asr #5 │ │ │ │ │ stmdblt r0!, {ip, sp, lr, pc} │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ smlatteq lr, r0, r4, r5 │ │ │ │ │ ldrhteq sl, [sp], r0 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ sbceq r5, r0, r0, asr #28 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ mrseq r4, (UNDEF: 47) │ │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ │ smlatteq lr, r8, r7, r5 │ │ │ │ │ tsteq pc, r0, lsr r2 @ │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ ldrhteq r9, [r9], r8 │ │ │ │ │ tsteq lr, r0, lsr ip │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ smulleq r2, r2, r0, lr @ │ │ │ │ │ adcseq r4, pc, r8, ror #23 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ sbceq r3, r2, r8, ror r3 │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ sbceq ip, r2, r8, lsr #21 │ │ │ │ │ strdeq pc, [r0], #48 @ 0x30 │ │ │ │ │ sbceq r8, r3, r0, ror r1 │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ adcseq fp, pc, r0, asr #3 │ │ │ │ │ smulleq r8, r3, r8, r1 │ │ │ │ │ sbceq r5, r0, r0, ror #19 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ @@ -1634732,40 +1634962,40 @@ │ │ │ │ │ subcc r4, r4, #1090519040 @ 0x41000000 │ │ │ │ │ stmdbeq r3, {r2, r3, r6, r9, sl, fp, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ andeq r1, r2, r1, lsl ip │ │ │ │ │ blx ff8e3fba <_edata@@Base+0xfd690fba> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmneq fp, r0 │ │ │ │ │ andeq r0, fp, r0 │ │ │ │ │ sbcseq fp, r9, r0, lsr #32 │ │ │ │ │ stcvs 0, cr0, [r0], {7} │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ muleq r0, r2, r6 │ │ │ │ │ sbcseq fp, r9, ip, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbtvs r7, [r1], #-18 @ 0xffffffee │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ bls 11db068 <__bss_end__@@Base+0xadd9b8> │ │ │ │ │ bleq d9b000 <__bss_end__@@Base+0x69d950> │ │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ │ strvc r7, [r1, -r0, lsr #32] │ │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ │ cmneq r1, r5, rrx │ │ │ │ │ andeq sl, r1, fp, lsl #24 │ │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ │ cmneq r1, sp, rrx │ │ │ │ │ andeq sl, r1, pc, lsl #24 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ cmneq r1, r6, rrx │ │ │ │ │ ... │ │ │ │ │ rsbseq r0, r7, sp, lsl #2 │ │ │ │ │ stcge 1, cr0, [r9], #-452 @ 0xfffffe3c │ │ │ │ │ andne r0, r0, r1 │ │ │ │ │ ldmeq r0, {r4, r9}^ │ │ │ │ │ cmneq r2, r0 │ │ │ │ │ @@ -1634783,15 +1635013,15 @@ │ │ │ │ │ subseq r0, r8, ip, lsl #4 │ │ │ │ │ cmneq r6, r0 │ │ │ │ │ andeq sl, r0, r7, lsl #26 │ │ │ │ │ movwcs r1, #8192 @ 0x2000 │ │ │ │ │ strvc r0, [r0, -r1] │ │ │ │ │ bleq 251d0b8 <_edata@@Base+0x2ca0b8> │ │ │ │ │ andseq r0, r4, #0 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq sp, r8, ror #21 │ │ │ │ │ tsteq r9, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r7, rrx │ │ │ │ │ andle r1, fp, r0, lsl #18 │ │ │ │ │ @@ -1636613,17 +1636843,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #100, 4 @ 0x40000006 │ │ │ │ │ rsbeq r2, pc, r9, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 320fec <__stack_chk_guard@@Base+0x93f24> │ │ │ │ │ + b 326f18 <__stack_chk_guard@@Base+0x99e50> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 320ff8 <__stack_chk_guard@@Base+0x93f30> │ │ │ │ │ + b 326f28 <__stack_chk_guard@@Base+0x99e60> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ muleq r0, r8, r2 │ │ │ │ │ smlaleq fp, r5, r0, r7 │ │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ │ andeq r1, r0, r6, lsl #10 │ │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ │ andeq r1, r0, r3, lsr r5 │ │ │ │ │ @@ -1638628,40 +1638858,40 @@ │ │ │ │ │ movwle r4, #20560 @ 0x5050 │ │ │ │ │ @ instruction: 0xfffef7ff │ │ │ │ │ stmdbls r2, {r1, sp, lr, pc} │ │ │ │ │ @ instruction: 0xfffef7ff │ │ │ │ │ adcvs r9, r8, r3, lsl #22 │ │ │ │ │ blx ff8e7da2 <_edata@@Base+0xfd694da2> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ @ instruction: 0x532c0000 │ │ │ │ │ sbcseq lr, r9, r8, lsl #28 │ │ │ │ │ svceq 0x00092e0e │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stcmi 4, cr2, [sp], #-60 @ 0xffffffc4 │ │ │ │ │ sbcseq lr, r9, r4, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x00092f0e │ │ │ │ │ stcne 13, cr2, [sl, #-4]! │ │ │ │ │ ldmdbcs r0!, {r4, r5, r9, sl, fp, sp} │ │ │ │ │ stcmi 4, cr2, [sp], #-60 @ 0xffffffc4 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ movtpl r5, #61485 @ 0xf02d │ │ │ │ │ ... │ │ │ │ │ movtpl r5, #61485 @ 0xf02d │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ mcrrmi 13, 5, r4, r1, cr2 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ @@ -1638679,43 +1638909,43 @@ │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ mcrrmi 13, 5, r4, r1, cr2 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff8e7eda <_edata@@Base+0xfd694eda> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ svceq 0x00450000 │ │ │ │ │ sbcseq lr, r9, r0, asr #30 │ │ │ │ │ svceq 0x00094645 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ streq r0, [pc, #-2101] @ d9e6cb <__bss_end__@@Base+0x6a101b> │ │ │ │ │ sbcseq lr, r9, ip, asr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbmi r4, [pc, #-813] @ d9ebdf <__bss_end__@@Base+0x6a152f> │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x0008360e │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ svceq 0x0045544f │ │ │ │ │ ldceq 1, cr2, [r5, #-20] @ 0xffffffec │ │ │ │ │ teqmi r2, #8, 12 @ 0x800000 │ │ │ │ │ stmdbmi ip, {r2, r3, r6, r8, sl, fp, sp}^ │ │ │ │ │ ldmdbmi r3, {r1, r6, sl, lr}^ │ │ │ │ │ svceq 0x00094e47 │ │ │ │ │ ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ streq r0, [pc, #-2103] @ d9e70d <__bss_end__@@Base+0x6a105d> │ │ │ │ │ ... │ │ │ │ │ svceq 0x0045544f │ │ │ │ │ cmpcc r4, r6, lsl #2 │ │ │ │ │ stmdami r3, {r0, r2, r3, r6, r8, lr}^ │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ @@ -1638733,15 +1638963,15 @@ │ │ │ │ │ subscc r3, r3, #-1073741804 @ 0xc0000014 │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ ldmdaeq ip!, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ @ instruction: 0x412c040f │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x0116de90 │ │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, fp │ │ │ │ │ andle r4, r1, ip, lsr #26 │ │ │ │ │ @@ -1642621,40 +1642851,40 @@ │ │ │ │ │ stmdbeq pc, {r2, r4, r6, r8, sl, lr} @ │ │ │ │ │ stmdbmi pc, {r0, r1, r2, r3, r5, ip, lr}^ @ │ │ │ │ │ subpl r5, r5, #1308622848 @ 0x4e000000 │ │ │ │ │ svceq 0x00095047 │ │ │ │ │ ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ blx ff8ebd6a <_edata@@Base+0xfd698d6a> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subpl r5, r5, #192512 @ 0x2f000 │ │ │ │ │ streq r0, [pc, #-0] @ da2d7c <__bss_end__@@Base+0x6a56cc> │ │ │ │ │ ldrsbeq r2, [sl], #208 @ 0xd0 │ │ │ │ │ streq r4, [pc, #-2383] @ da2435 <__bss_end__@@Base+0x6a4d85> │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strbcs r5, [r9], #-47 @ 0xffffffd1 │ │ │ │ │ ldrsbeq r2, [sl], #220 @ 0xdc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stmdaeq r6, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strne r0, [r1, #-3855]! @ 0xfffff0f1 │ │ │ │ │ subcc r0, r6, #851968 @ 0xd0000 │ │ │ │ │ stcmi 12, cr4, [sp], #-268 @ 0xfffffef4 │ │ │ │ │ stmdbmi r6, {r0, r3, r6, r9, lr}^ │ │ │ │ │ @ instruction: 0x412d444e │ │ │ │ │ stmdbpl r1, {r1, r4, r6, r9, ip, lr}^ │ │ │ │ │ strbpl r4, [r1], #-1069 @ 0xfffffbd3 │ │ │ │ │ streq r0, [pc, #-2369] @ da2483 <__bss_end__@@Base+0x6a4dd3> │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ smlsdeq lr, r6, r6, r5 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strbpl r5, [pc], #-1361 @ da2dd4 <__bss_end__@@Base+0x6a5724> │ │ │ │ │ ... │ │ │ │ │ stmdbeq lr, {r1, r2, r4, r6, r9, sl, ip, lr} │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ strbpl r5, [pc], #-1361 @ da2e18 <__bss_end__@@Base+0x6a5768> │ │ │ │ │ stccs 15, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ │ subsmi r4, r5, #68, 30 @ 0x110 │ │ │ │ │ @@ -1642672,15 +1642902,15 @@ │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x00090b0e │ │ │ │ │ stcne 13, cr2, [sl, #-4]! │ │ │ │ │ ldmdbcs r0!, {r4, r5, r9, sl, fp, sp} │ │ │ │ │ stcmi 4, cr2, [sp], #-60 @ 0xffffffc4 │ │ │ │ │ ldrbpl r4, [r3], #-325 @ 0xfffffebb │ │ │ │ │ movtpl r5, #61485 @ 0xf02d │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x011c89b0 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, lr, lsr #32 │ │ │ │ │ strhle lr, [fp], -r8 │ │ │ │ │ @@ -1648337,40 +1648567,40 @@ │ │ │ │ │ @ instruction: 0xfffef7ff │ │ │ │ │ andeq pc, r0, r0, asr #4 │ │ │ │ │ andeq pc, r0, r0, asr #5 │ │ │ │ │ svclt 0x00fef7ff │ │ │ │ │ ... │ │ │ │ │ blx ff8f1812 <_edata@@Base+0xfd69e812> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svceq 0x0009530e │ │ │ │ │ stcne 0, cr0, [sl, #-0] │ │ │ │ │ sbcseq r8, sl, r8, ror r8 │ │ │ │ │ stcmi 4, cr2, [sp], #-60 @ 0xffffffc4 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ sbcseq r8, sl, r4, lsl #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x0008540e │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ svceq 0x0045544f │ │ │ │ │ cdpmi 1, 4, cr3, cr9, cr3, {0} │ │ │ │ │ streq r0, [pc, #-2388] @ da7f18 <__bss_end__@@Base+0x6aa868> │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ strpl r5, [lr, #-1622] @ 0xfffff9aa │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ cdpcs 13, 3, cr1, cr0, cr10, {1} │ │ │ │ │ ... │ │ │ │ │ strbpl r5, [pc], #-1361 @ da88b8 <__bss_end__@@Base+0x6ab208> │ │ │ │ │ svccs 0x00050f45 │ │ │ │ │ stmdami lr, {r1, r3, r4, r6, r8, sl, ip, lr}^ │ │ │ │ │ streq r0, [pc, #-2378] @ da7f7a <__bss_end__@@Base+0x6aa8ca> │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ @@ -1648388,15 +1648618,15 @@ │ │ │ │ │ submi r5, r1, #192512 @ 0x2f000 │ │ │ │ │ streq r0, [pc, #-2387] @ da7fa9 <__bss_end__@@Base+0x6aa8f9> │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ stmdbpl lr, {r1, r2, r4, r6, r9, sl, ip, lr} │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ strbpl r5, [pc], #-1361 @ da890c <__bss_end__@@Base+0x6ab25c> │ │ │ │ │ stccs 15, cr0, [r3, #-276] @ 0xfffffeec │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andle fp, r1, ip, lsr #29 │ │ │ │ │ @@ -1652571,15 +1652801,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ stclvs 15, cr2, [r6], #-396 @ 0xfffffe74 │ │ │ │ │ cdpcs 1, 7, cr6, cr4, cr15, {3} │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ bvc 1985808 <__bss_end__@@Base+0x1288158> │ │ │ │ │ - b 330e70 <__stack_chk_guard@@Base+0xa3da8> │ │ │ │ │ + b 337100 <__stack_chk_guard@@Base+0xaa038> │ │ │ │ │ sbceq sp, pc, r8, lsr r7 @ │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ cdpvs 12, 2, cr6, cr15, cr3, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ @@ -1652643,17 +1652873,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ blvs 294a174 <_edata@@Base+0x6f7174> │ │ │ │ │ rsbeq r2, pc, r1, lsr lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 330e3c <__stack_chk_guard@@Base+0xa3d74> │ │ │ │ │ + b 336da0 <__stack_chk_guard@@Base+0xa9cd8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 330e34 <__stack_chk_guard@@Base+0xa3d6c> │ │ │ │ │ + b 336d74 <__stack_chk_guard@@Base+0xa9cac> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ bvc 1987d3c <__bss_end__@@Base+0x128a68c> │ │ │ │ │ cdpcs 2, 6, cr7, cr15, cr5, {3} │ │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1652666,15 +1652896,15 @@ │ │ │ │ │ smlaltteq r1, r1, r8, r1 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq ip, sp, r8, lsl #10 │ │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ andeq r6, r0, r3, ror #24 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ stmdavc r1!, {r3, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ svcpl 0x00616d69 │ │ │ │ │ rsbeq r6, r6, r4, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ │ sbcseq sl, r3, r8, lsr sp │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @@ -1652730,15 +1652960,15 @@ │ │ │ │ │ eorcc r7, r0, r4, ror r3 │ │ │ │ │ rsbseq r7, lr, r0, lsr #26 │ │ │ │ │ @ instruction: 0x6c207b20 │ │ │ │ │ strbvc r6, [r5, -r9, ror #28]! │ │ │ │ │ ldmdavs r4!, {r0, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ rsbcs r7, r6, r0, lsr #28 │ │ │ │ │ stclcs 12, cr6, [r5, #-500]! @ 0xfffffe0c │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x63207b20 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ rsbcs r7, r1, r0, lsr #28 │ │ │ │ │ subeq r0, sl, sp, ror r8 │ │ │ │ │ @ instruction: 0x63207b20 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ rsbcs r7, r1, r0, lsr #28 │ │ │ │ │ @@ -1654786,40 +1655016,40 @@ │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ stmdaeq r5!, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ blx ff8f7de2 <_edata@@Base+0xfd6a4de2> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andseq lr, r8, r1, lsl #16 │ │ │ │ │ rsbeq r0, r5, r0 │ │ │ │ │ sbcseq lr, sl, r8, asr #28 │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ sbcseq lr, sl, r4, asr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ ldrbtvc r0, [r4], #-259 @ 0xfffffefd │ │ │ │ │ blne e28228 <__bss_end__@@Base+0x72ab78> │ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ strvc r0, [r1], #-1028 @ 0xfffffbfc │ │ │ │ │ andcs lr, r1, r0, lsl #10 │ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ movwvc r0, #6149 @ 0x1805 │ │ │ │ │ mvneq r0, r4, ror r0 │ │ │ │ │ andeq r7, r1, r4, lsr #30 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ mvneq r0, r7, ror r0 │ │ │ │ │ ... │ │ │ │ │ mrseq r0, (UNDEF: 0) │ │ │ │ │ @ instruction: 0x060f027f │ │ │ │ │ mvneq r0, r0 │ │ │ │ │ andeq r1, r9, fp, lsl #18 │ │ │ │ │ andvc r1, fp, r0 │ │ │ │ │ @@ -1654837,43 +1655067,43 @@ │ │ │ │ │ mrseq r0, (UNDEF: 1) │ │ │ │ │ cdp 6, 0, cr6, cr0, cr1, {0} │ │ │ │ │ cmneq pc, r1, lsl #6 │ │ │ │ │ andeq r0, r1, #0 │ │ │ │ │ cdp 3, 0, cr7, cr0, cr1, {0} │ │ │ │ │ cmneq pc, r1, lsl #14 │ │ │ │ │ movweq r0, #4096 @ 0x1000 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff8f7f1a <_edata@@Base+0xfd6a4f1a> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mvnseq r0, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq lr, sl, r0, lsl #31 │ │ │ │ │ cmneq pc, r1, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ cmneq pc, r1, lsl #30 │ │ │ │ │ sbcseq lr, sl, ip, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmneq pc, r1, lsl #6 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ cmneq pc, r1, lsl #14 │ │ │ │ │ movweq r0, #4096 @ 0x1000 │ │ │ │ │ rsbseq r7, r4, r1, lsl #8 │ │ │ │ │ svcvc 0x001b01f2 │ │ │ │ │ streq r0, [r0], #-1 │ │ │ │ │ rsbseq r0, r4, r4, lsl #2 │ │ │ │ │ svcvc 0x002001f2 │ │ │ │ │ streq r0, [r0, #-1] │ │ │ │ │ ldrbtvc r0, [r3], #-264 @ 0xfffffef8 │ │ │ │ │ strcs pc, [r1], #-512 @ 0xfffffe00 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strvc r0, [r1, -r3, lsl #26] │ │ │ │ │ ... │ │ │ │ │ andeq r7, r1, fp, lsl #30 │ │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ │ @ instruction: 0xf8007074 │ │ │ │ │ cmneq pc, r1, lsl #6 │ │ │ │ │ streq r0, [r9], #-0 │ │ │ │ │ @@ -1654891,15 +1655121,15 @@ │ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ stcvs 0, cr0, [r1, #-4] │ │ │ │ │ andeq r0, r0, #102 @ 0x66 │ │ │ │ │ andeq r7, r1, r0, lsl pc │ │ │ │ │ mrseq r0, R9_usr │ │ │ │ │ andeq r0, r0, #115 @ 0x73 │ │ │ │ │ andeq r7, r1, r5, lsl pc │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x01526698 │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ andle pc, r3, r8, ror #28 │ │ │ │ │ @@ -1655265,712 +1655495,714 @@ │ │ │ │ │ ldceq 2, cr15, [sp], #-272 @ 0xfffffef0 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + rsbeq r7, r9, r0, ror r3 │ │ │ │ │ + sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf448 <__bss_end__@@Base+0x6b1d98> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf450 <__bss_end__@@Base+0x6b1da0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + svcpl 0x00485473 │ │ │ │ │ ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf480 <__bss_end__@@Base+0x6b1dd0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf488 <__bss_end__@@Base+0x6b1dd8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-865 @ daf668 <__bss_end__@@Base+0x6b1fb8> │ │ │ │ │ + @ instruction: 0x262d0573 │ │ │ │ │ + strbtvc r6, [pc], #-865 @ daf670 <__bss_end__@@Base+0x6b1fc0> │ │ │ │ │ sbcseq fp, r8, r8, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf4c0 <__bss_end__@@Base+0x6b1e10> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf4c8 <__bss_end__@@Base+0x6b1e18> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ daf4c8 <__bss_end__@@Base+0x6b1e18> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ daf4d0 <__bss_end__@@Base+0x6b1e20> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - svcvs 0x006f736e │ │ │ │ │ + stclvs 3, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ │ strbvs r7, [r4, #-623]! @ 0xfffffd91 │ │ │ │ │ cmnvc r5, #29184 @ 0x7200 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 0, cr7, [pc, #-460]! @ daf4ec <__bss_end__@@Base+0x6b1e3c> │ │ │ │ │ + svcmi 0x004f5231 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf508 <__bss_end__@@Base+0x6b1e58> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf510 <__bss_end__@@Base+0x6b1e60> │ │ │ │ │ + strbvc r2, [lr, #-49]! @ 0xffffffcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdami r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ cmnvc r9, #1660944384 @ 0x63000000 │ │ │ │ │ stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf548 <__bss_end__@@Base+0x6b1e98> │ │ │ │ │ - subpl r5, pc, r2, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf550 <__bss_end__@@Base+0x6b1ea0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - cmneq lr, r9, ror #30 │ │ │ │ │ + rsbseq r6, r2, r3, ror pc │ │ │ │ │ + sbcseq fp, r8, r8, ror #9 │ │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf588 <__bss_end__@@Base+0x6b1ed8> │ │ │ │ │ - svceq 0x000a5433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf590 <__bss_end__@@Base+0x6b1ee0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - rsbsvc r7, r3, #1761607680 @ 0x69000000 │ │ │ │ │ - ldrbpl r7, [r1, #-869] @ 0xfffffc9b │ │ │ │ │ - blvs 2947d10 <_edata@@Base+0x6f4d10> │ │ │ │ │ + ldrbtvs r7, [r3], #-1129 @ 0xfffffb97 │ │ │ │ │ + cdpvs 13, 6, cr6, cr5, cr1, {3} │ │ │ │ │ + blvs 2947d18 <_edata@@Base+0x6f4d18> │ │ │ │ │ subscc r6, pc, #25856 @ 0x6500 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf5c8 <__bss_end__@@Base+0x6b1f18> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ daf784 <__bss_end__@@Base+0x6b20d4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf5d0 <__bss_end__@@Base+0x6b1f20> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcpl 0x0078616d │ │ │ │ │ cmnvc r9, r3, ror #24 │ │ │ │ │ - mcrvs 5, 3, r6, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf5f8 <__bss_end__@@Base+0x6b1f48> │ │ │ │ │ - @ instruction: 0x6e757a33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf600 <__bss_end__@@Base+0x6b1f50> │ │ │ │ │ + mrcmi 6, 2, r4, cr15, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ daf638 <__bss_end__@@Base+0x6b1f88> │ │ │ │ │ - stclmi 14, cr4, [r1, #-200] @ 0xffffff38 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x005f6e7a │ │ │ │ │ rsbvc r6, r5, #1912602624 @ 0x72000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf638 <__bss_end__@@Base+0x6b1f88> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf640 <__bss_end__@@Base+0x6b1f90> │ │ │ │ │ + rsbvs r6, sp, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ daf63c <__bss_end__@@Base+0x6b1f8c> │ │ │ │ │ - svccs 0x000b0f31 │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvs r6, [r4], #-1395 @ 0xfffffa8d │ │ │ │ │ strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - cmpvs r6, r5, rrx │ │ │ │ │ + rsbscs r6, r3, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf688 <__bss_end__@@Base+0x6b1fd8> │ │ │ │ │ - rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf690 <__bss_end__@@Base+0x6b1fe0> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-2380 @ 0xfffff6b4 │ │ │ │ │ strbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ daf6a0 <__bss_end__@@Base+0x6b1ff0> │ │ │ │ │ - @ instruction: 0x060f4531 │ │ │ │ │ + svcvs 0x00727274 │ │ │ │ │ + strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf6c8 <__bss_end__@@Base+0x6b2018> │ │ │ │ │ - svceq 0x000a6e33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf6d0 <__bss_end__@@Base+0x6b2020> │ │ │ │ │ + cmnvs r5, #-1073741812 @ 0xc000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ strbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ - eorpl r7, r0, #116, 18 @ 0x1d0000 │ │ │ │ │ + cmpvs r6, r4, ror r0 │ │ │ │ │ rsbsvc r6, r8, r4, ror r5 │ │ │ │ │ sbcseq r7, r8, r5, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf708 <__bss_end__@@Base+0x6b2058> │ │ │ │ │ - rsbvc r7, r5, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf710 <__bss_end__@@Base+0x6b2060> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r6, r8, r4, asr r5 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - rsbscs r7, r3, r5, ror r4 │ │ │ │ │ + rsbvc r7, pc, r5, ror r4 @ │ │ │ │ │ rsbvc r6, lr, sp, ror #18 │ │ │ │ │ svcpl 0x006b6361 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf750 <__bss_end__@@Base+0x6b20a0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf758 <__bss_end__@@Base+0x6b20a8> │ │ │ │ │ + strbvs r6, [ip, #-563]! @ 0xfffffdcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - strbvs r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbeq r6, ip, r2, ror r1 │ │ │ │ │ + stmdbvs fp!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x675f7578 │ │ │ │ │ rsbeq r6, r4, r2, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf790 <__bss_end__@@Base+0x6b20e0> │ │ │ │ │ - rsbcs r6, lr, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf798 <__bss_end__@@Base+0x6b20e8> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvc r6, [ip, #-3939]! @ 0xfffff09d │ │ │ │ │ ldrbvc r6, [r3, -sp, ror #28]! │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 0, cr7, [pc, #-388]! @ daf7fc <__bss_end__@@Base+0x6b214c> │ │ │ │ │ + strbmi r4, [ip, #-562] @ 0xfffffdce │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf7d0 <__bss_end__@@Base+0x6b2120> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf7d8 <__bss_end__@@Base+0x6b2128> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - @ instruction: 0x6c616961 │ │ │ │ │ - svccs 0x00110f45 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r7, r0, r4, ror r2 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf818 <__bss_end__@@Base+0x6b2168> │ │ │ │ │ - @ instruction: 0x6c616932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf820 <__bss_end__@@Base+0x6b2170> │ │ │ │ │ + rsbcs r6, sp, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - andeq r0, r0, r2, lsr r4 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ ldrbvc r5, [r0, #-3945]! @ 0xfffff097 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1720320 @ 0x1a4000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf860 <__bss_end__@@Base+0x6b21b0> │ │ │ │ │ - @ instruction: 0x77617232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf868 <__bss_end__@@Base+0x6b21b8> │ │ │ │ │ + stmdbvc ip!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ rsbvc r6, lr, sp, ror #18 │ │ │ │ │ svcpl 0x006b6361 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbscs r6, r3, r5, ror #10 │ │ │ │ │ + ldrbvs r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf8a8 <__bss_end__@@Base+0x6b21f8> │ │ │ │ │ - svceq 0x006e6f33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf8b0 <__bss_end__@@Base+0x6b2200> │ │ │ │ │ + sbcseq fp, r8, r3, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - cdpvs 3, 6, cr6, cr11, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbtvc r7, [r5], #-113 @ 0xffffff8f │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf8e8 <__bss_end__@@Base+0x6b2238> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf8f0 <__bss_end__@@Base+0x6b2240> │ │ │ │ │ + rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + svceq 0x00457365 │ │ │ │ │ stmdbvs ip!, {r1, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ sbcseq fp, r8, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf928 <__bss_end__@@Base+0x6b2278> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf930 <__bss_end__@@Base+0x6b2280> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dafb04 <__bss_end__@@Base+0x6b2454> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dafb0c <__bss_end__@@Base+0x6b245c> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - rsbvs r6, r5, #1593835520 @ 0x5f000000 │ │ │ │ │ + movtmi r0, #23816 @ 0x5d08 │ │ │ │ │ strbvs r6, [r7, #-1388]! @ 0xfffffa94 │ │ │ │ │ sbcseq r6, r8, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf968 <__bss_end__@@Base+0x6b22b8> │ │ │ │ │ - svcvs 0x00742031 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dafb28 <__bss_end__@@Base+0x6b2478> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf970 <__bss_end__@@Base+0x6b22c0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dafb30 <__bss_end__@@Base+0x6b2480> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ sbcseq fp, r8, r3, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf990 <__bss_end__@@Base+0x6b22e0> │ │ │ │ │ - strbmi r5, [r1], #-3890 @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf998 <__bss_end__@@Base+0x6b22e8> │ │ │ │ │ + rsbseq r7, r4, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r5, #-2080374783 @ 0x84000001 │ │ │ │ │ sbcseq fp, r8, r8, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daf9c8 <__bss_end__@@Base+0x6b2318> │ │ │ │ │ - ldrbtvc r6, [r3], #-2353 @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daf9d0 <__bss_end__@@Base+0x6b2320> │ │ │ │ │ + subpl r5, pc, r1, lsr r2 @ │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ daf9d0 <__bss_end__@@Base+0x6b2320> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ daf9d8 <__bss_end__@@Base+0x6b2328> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + @ instruction: 0x512d736e │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ stmdbvc ip!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafa08 <__bss_end__@@Base+0x6b2358> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafa10 <__bss_end__@@Base+0x6b2360> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stccs 15, cr0, [r5, #-460] @ 0xfffffe34 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ subsvc r6, pc, r6, ror r5 @ │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafa58 <__bss_end__@@Base+0x6b23a8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafa60 <__bss_end__@@Base+0x6b23b0> │ │ │ │ │ + strbvc r6, [r2, #-1329]! @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dafc34 <__bss_end__@@Base+0x6b2584> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dafc3c <__bss_end__@@Base+0x6b258c> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + cmpmi r4, r1, lsr pc │ │ │ │ │ ldrbvc r7, [r2, #-1139]! @ 0xfffffb8d │ │ │ │ │ mrrcvs 5, 7, r6, pc, cr6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafa98 <__bss_end__@@Base+0x6b23e8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafaa0 <__bss_end__@@Base+0x6b23f0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ @ instruction: 0x46206576 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ stclvs 15, cr5, [r6], #-416 @ 0xfffffe60 │ │ │ │ │ - bvc 27cda2c <_edata@@Base+0x57aa2c> │ │ │ │ │ - rsbeq r7, r1, r5, ror #8 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafac8 <__bss_end__@@Base+0x6b2418> │ │ │ │ │ - stceq 5, cr4, [sp], {51} @ 0x33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafad0 <__bss_end__@@Base+0x6b2420> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - strbtpl r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ - rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ + cmnmi r5, lr, ror #6 │ │ │ │ │ + stclcs 12, cr4, [r5, #-264] @ 0xfffffef8 │ │ │ │ │ rsbseq r6, r8, r4, ror r5 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafb08 <__bss_end__@@Base+0x6b2458> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafb10 <__bss_end__@@Base+0x6b2460> │ │ │ │ │ + rsbvc r6, pc, #51380224 @ 0x3100000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r6, r8, r4, asr r5 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - @ instruction: 0x676f7475 │ │ │ │ │ + @ instruction: 0x776f7475 │ │ │ │ │ ldrbvs r7, [r0, #-2420]! @ 0xfffff68c │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafb48 <__bss_end__@@Base+0x6b2498> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafb50 <__bss_end__@@Base+0x6b24a0> │ │ │ │ │ + ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ strbvc r6, [sp, #-3439]! @ 0xfffff291 │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stcvs 5, cr6, [r0, #-472]! @ 0xfffffe28 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 24 @ 0x7000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmnvc lr, #440 @ 0x1b8 │ │ │ │ │ + subsvc r6, pc, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafb90 <__bss_end__@@Base+0x6b24e0> │ │ │ │ │ - @ instruction: 0x56646531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafb98 <__bss_end__@@Base+0x6b24e8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stclvs 5, cr6, [lr, #-412]! @ 0xfffffe64 │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #120, 18 @ 0x1e0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r8, ror pc │ │ │ │ │ + strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafbc8 <__bss_end__@@Base+0x6b2518> │ │ │ │ │ - movtcc r0, #28722 @ 0x7032 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafbd0 <__bss_end__@@Base+0x6b2520> │ │ │ │ │ + strbvs r6, [r2, #-2354]! @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbvc r7, r1, r2, ror #4 │ │ │ │ │ + strbvc r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ cmnvs r7, #406847488 @ 0x18400000 │ │ │ │ │ stclvs 5, cr6, [r6, #-444]! @ 0xfffffe44 │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldrbpl r2, [r1, #-3448] @ 0xfffff288 │ │ │ │ │ + stmdbvs lr!, {r3, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafc20 <__bss_end__@@Base+0x6b2570> │ │ │ │ │ - submi r5, r1, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafc28 <__bss_end__@@Base+0x6b2578> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - beq 260c79c <_edata@@Base+0x3b979c> │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafc70 <__bss_end__@@Base+0x6b25c0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafc78 <__bss_end__@@Base+0x6b25c8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbsvc r6, r3, pc, ror #28 │ │ │ │ │ + cmncs r3, pc, ror #28 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs r5, #-939524095 @ 0xc8000001 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - svcpl 0x00657261 │ │ │ │ │ + rsbsvc r5, r0, #120, 30 @ 0x1e0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafca8 <__bss_end__@@Base+0x6b25f8> │ │ │ │ │ - cmnvc r5, #819200 @ 0xc8000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafcb0 <__bss_end__@@Base+0x6b2600> │ │ │ │ │ + stclvs 3, cr4, [pc, #-200]! @ dafda4 <__bss_end__@@Base+0x6b26f4> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ stmdavc r5!, {r0, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #112, 18 @ 0x1c0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r0, ror pc │ │ │ │ │ + rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafce8 <__bss_end__@@Base+0x6b2638> │ │ │ │ │ - svcpl 0x00444432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafcf0 <__bss_end__@@Base+0x6b2640> │ │ │ │ │ + sbcseq fp, r8, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbpl r7, r1, r2, ror #4 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ dafd54 <__bss_end__@@Base+0x6b26a4> │ │ │ │ │ - svceq 0x00455433 │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafd40 <__bss_end__@@Base+0x6b2690> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafd48 <__bss_end__@@Base+0x6b2698> │ │ │ │ │ + ldrbmi r7, [r4, #-1329]! @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - svcmi 0x006e6f69 │ │ │ │ │ + strbtvc r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ strbtvc r6, [lr], #-3942 @ 0xfffff09a │ │ │ │ │ - bvc 280cca8 <_edata@@Base+0x5b9ca8> │ │ │ │ │ - stclvs 3, cr5, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ - @ instruction: 0x66696c70 │ │ │ │ │ + bvc 280ccb0 <_edata@@Base+0x5b9cb0> │ │ │ │ │ + strbtvc r6, [r1], #-869 @ 0xfffffc9b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafd88 <__bss_end__@@Base+0x6b26d8> │ │ │ │ │ - stmdbmi r0!, {r1, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafd90 <__bss_end__@@Base+0x6b26e0> │ │ │ │ │ + strbvs r7, [r9, #-1074]! @ 0xfffffbce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cdpvs 1, 7, cr6, cr8, cr13, {3} │ │ │ │ │ stmdavc r5!, {r0, r2, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafdc0 <__bss_end__@@Base+0x6b2710> │ │ │ │ │ - eorpl r6, r0, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafdc8 <__bss_end__@@Base+0x6b2718> │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [r0, #-3695]! @ 0xfffff191 │ │ │ │ │ - svcvs 0x00656772 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r4], -r3, ror #10 │ │ │ │ │ - sbcseq r6, r8, r1, ror #24 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafe18 <__bss_end__@@Base+0x6b2768> │ │ │ │ │ - stcmi 2, cr0, [ip, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafe20 <__bss_end__@@Base+0x6b2770> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ svcpl 0x00646f6d │ │ │ │ │ svcpl 0x00676962 │ │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ - mcrrmi 1, 6, r4, r2, cr5 │ │ │ │ │ + svcvs 0x00635f65 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafe50 <__bss_end__@@Base+0x6b27a0> │ │ │ │ │ - smlaldxmi r5, pc, r3, r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafe58 <__bss_end__@@Base+0x6b27a8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - rsbscs r7, r3, r5, ror #4 │ │ │ │ │ + strbvc r7, [r1, -r5, ror #4]! │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ stclvs 5, cr7, [ip], #-392 @ 0xfffffe78 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafe98 <__bss_end__@@Base+0x6b27e8> │ │ │ │ │ - strbpl r5, [ip], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafea0 <__bss_end__@@Base+0x6b27f0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbcs r6, r5, r2, ror #24 │ │ │ │ │ + strbtvs r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ - stmdbvc ip!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ + cmpvc pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ + rsbsvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dafed8 <__bss_end__@@Base+0x6b2828> │ │ │ │ │ - rsbcs r3, lr, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dafee0 <__bss_end__@@Base+0x6b2830> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - rsbsvs r7, r3, #1761607680 @ 0x69000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r3, r9, ror #8 │ │ │ │ │ + rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ cmnvs r5, #1593835520 @ 0x5f000000 │ │ │ │ │ ldrbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ - stccs 15, cr0, [r6], {10} │ │ │ │ │ + cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daff20 <__bss_end__@@Base+0x6b2870> │ │ │ │ │ - cmnvs r9, r2, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daff28 <__bss_end__@@Base+0x6b2878> │ │ │ │ │ + mrrcmi 13, 3, r4, r5, cr2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1655979,546 +1656211,546 @@ │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbtvc r6, [r3], #-629 @ 0xfffffd8b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daff68 <__bss_end__@@Base+0x6b28b8> │ │ │ │ │ - svceq 0x00080031 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daff70 <__bss_end__@@Base+0x6b28c0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldclvs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + ldrbmi r6, [r3, -r1, ror #24]! │ │ │ │ │ ldrbvs r6, [r6, #-371]! @ 0xfffffe8d │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ daffa8 <__bss_end__@@Base+0x6b28f8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ daffb0 <__bss_end__@@Base+0x6b2900> │ │ │ │ │ + ldrbteq r1, [r8], #305 @ 0x131 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - cmnvs r9, #116, 8 @ 0x74000000 │ │ │ │ │ - sbcseq fp, r8, r3, ror r4 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs lr, ip, ror #18 │ │ │ │ │ subsvc r6, pc, #108, 14 @ 0x1b00000 │ │ │ │ │ - stclcs 14, cr6, [fp, #-388]! @ 0xfffffe7c │ │ │ │ │ - strbpl r5, [sp, #-3889] @ 0xfffff0cf │ │ │ │ │ + strbtvc r6, [fp], #-3681 @ 0xfffff19f │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0000 <__bss_end__@@Base+0x6b2950> │ │ │ │ │ - cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0008 <__bss_end__@@Base+0x6b2958> │ │ │ │ │ + rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1589248 @ 0x184000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvc r6, pc, pc, ror #26 │ │ │ │ │ - rsbcs r7, sp, r5, ror #4 │ │ │ │ │ - strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ + cmnvc sp, #1342177286 @ 0x50000006 │ │ │ │ │ + svcpl 0x006c656e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0050 <__bss_end__@@Base+0x6b29a0> │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0058 <__bss_end__@@Base+0x6b29a8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ db0074 <__bss_end__@@Base+0x6b29c4> │ │ │ │ │ + mcrrmi 1, 3, r4, r2, cr2 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ - ldrbvs r6, [pc], #-2402 @ db0244 <__bss_end__@@Base+0x6b2b94> │ │ │ │ │ - svcvs 0x0070786e │ │ │ │ │ - strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ + ldrbvs r6, [pc], #-2402 @ db024c <__bss_end__@@Base+0x6b2b9c> │ │ │ │ │ + rsbcs r6, ip, lr, ror #2 │ │ │ │ │ + strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db00a0 <__bss_end__@@Base+0x6b29f0> │ │ │ │ │ - cmnvs r9, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db00a8 <__bss_end__@@Base+0x6b29f8> │ │ │ │ │ + bcs 22c4f28 <_edata@@Base+0x71f28> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + cmpvs r6, lr, ror #6 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ - rsbvs r6, r1, #100, 18 @ 0x190000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror #30 │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db00f0 <__bss_end__@@Base+0x6b2a40> │ │ │ │ │ - uqasxvc r6, ip, r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db00f8 <__bss_end__@@Base+0x6b2a48> │ │ │ │ │ + stmdaeq r5, {r0, r4, r5, sl, ip, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + cmpvs r6, lr, ror #6 │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ svcpl 0x00797261 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0140 <__bss_end__@@Base+0x6b2a90> │ │ │ │ │ - svcpl 0x00544c33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0148 <__bss_end__@@Base+0x6b2a98> │ │ │ │ │ + cmnvs r8, r3, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldrbtvc r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ - sbcseq fp, r8, r1, ror r4 │ │ │ │ │ + ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00786574 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ - svcpl 0x00544c33 │ │ │ │ │ + ldrbtvc r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0198 <__bss_end__@@Base+0x6b2ae8> │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db01a0 <__bss_end__@@Base+0x6b2af0> │ │ │ │ │ + cmnvc sp, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - ldrbmi r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + cdpvs 1, 7, cr6, cr9, cr12, {3} │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs r6, r4, ror r9 │ │ │ │ │ + rsbscs r7, r3, r4, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db01e0 <__bss_end__@@Base+0x6b2b30> │ │ │ │ │ - rsbvs r6, sp, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db01e8 <__bss_end__@@Base+0x6b2b38> │ │ │ │ │ + cmnvs r9, #805306371 @ 0x30000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ db01f4 <__bss_end__@@Base+0x6b2b44> │ │ │ │ │ - strmi r1, [pc, #-561]! @ db0193 <__bss_end__@@Base+0x6b2ae3> │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cdpvs 6, 6, cr7, cr5, cr5, {3} │ │ │ │ │ rsbeq r7, lr, r6, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0220 <__bss_end__@@Base+0x6b2b70> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0228 <__bss_end__@@Base+0x6b2b78> │ │ │ │ │ + ldrbtvc r6, [r3], #-2353 @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r6, [ip, #-3701]! @ 0xfffff18b │ │ │ │ │ sbcseq r7, r8, r3, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0268 <__bss_end__@@Base+0x6b2bb8> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0270 <__bss_end__@@Base+0x6b2bc0> │ │ │ │ │ + @ instruction: 0x66654432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ svcvs 0x00746e69 │ │ │ │ │ rsbeq r7, sp, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db02a8 <__bss_end__@@Base+0x6b2bf8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db02b0 <__bss_end__@@Base+0x6b2c00> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - @ instruction: 0x464d2c73 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r7, r1, #116 @ 0x74 │ │ │ │ │ - stclvs 0, cr7, [pc], #-464 @ db02cc <__bss_end__@@Base+0x6b2c1c> │ │ │ │ │ + stclvs 0, cr7, [pc], #-464 @ db02d4 <__bss_end__@@Base+0x6b2c24> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db02f0 <__bss_end__@@Base+0x6b2c40> │ │ │ │ │ - eorpl r6, r0, #12800 @ 0x3200 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db02f8 <__bss_end__@@Base+0x6b2c48> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stclmi 3, cr7, [r9, #-404] @ 0xfffffe6c │ │ │ │ │ svcvs 0x00746564 │ │ │ │ │ sbcseq r7, r8, r5, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0330 <__bss_end__@@Base+0x6b2c80> │ │ │ │ │ - @ instruction: 0x6c616932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0338 <__bss_end__@@Base+0x6b2c88> │ │ │ │ │ + @ instruction: 0x676f4c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtpl r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0380 <__bss_end__@@Base+0x6b2cd0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0388 <__bss_end__@@Base+0x6b2cd8> │ │ │ │ │ + ldrbtvc r6, [r3], #-2354 @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - stclvs 3, cr7, [r9], #-440 @ 0xfffffe48 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ ldmdbvc r0!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - cdpvs 8, 6, cr7, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #6881280 @ 0x690000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db03d0 <__bss_end__@@Base+0x6b2d20> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db03d8 <__bss_end__@@Base+0x6b2d28> │ │ │ │ │ + cmpmi r4, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbcs r7, r1, r2, ror #4 │ │ │ │ │ + stclvs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ rsbvc r6, r7, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldmdbvs r2!, {r0, r5, r6, sl, sp, lr}^ │ │ │ │ │ - mrrcmi 3, 6, r7, r0, cr5 │ │ │ │ │ + cmnvs r8, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbseq r6, r2, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0428 <__bss_end__@@Base+0x6b2d78> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0430 <__bss_end__@@Base+0x6b2d80> │ │ │ │ │ + svceq 0x00455432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + cmnvc r2, #460 @ 0x1cc │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ cmnvs r8, ip, ror #30 │ │ │ │ │ mcrvs 13, 3, r6, cr15, cr2, {3} │ │ │ │ │ - strbvs r6, [r7, #-873]! @ 0xfffffc97 │ │ │ │ │ - stmdaeq r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + svcpl 0x00666369 │ │ │ │ │ + rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0478 <__bss_end__@@Base+0x6b2dc8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0480 <__bss_end__@@Base+0x6b2dd0> │ │ │ │ │ + streq r0, [pc, #-2099] @ dafe09 <__bss_end__@@Base+0x6b2759> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - ldrbvs r7, [r2, #-876]! @ 0xfffffc94 │ │ │ │ │ - streq r0, [pc, #-2116] @ dafe28 <__bss_end__@@Base+0x6b2778> │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ rsbsvc r6, r2, #-1073741801 @ 0xc0000017 │ │ │ │ │ - @ instruction: 0x2d6f7961 │ │ │ │ │ - ldrbpl r2, [r0, #-3891] @ 0xfffff0cd │ │ │ │ │ + rsbvc r7, r1, #1589248 @ 0x184000 │ │ │ │ │ + ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db04d0 <__bss_end__@@Base+0x6b2e20> │ │ │ │ │ - mcreq 5, 0, r4, cr15, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db04d8 <__bss_end__@@Base+0x6b2e28> │ │ │ │ │ + rsbseq r7, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - mcrvs 3, 3, r7, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-469762047 @ 0xe4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stclvs 15, cr6, [lr, #-396]! @ 0xfffffe74 │ │ │ │ │ strbvs r7, [r4, #-1125]! @ 0xfffffb9b │ │ │ │ │ rsbscs r6, r6, r2, ror r9 │ │ │ │ │ - strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ + ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0518 <__bss_end__@@Base+0x6b2e68> │ │ │ │ │ - rsbspl r6, r4, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0520 <__bss_end__@@Base+0x6b2e70> │ │ │ │ │ + cmnvs lr, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ mrrcvs 3, 6, r6, pc, cr12 @ │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0558 <__bss_end__@@Base+0x6b2ea8> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0560 <__bss_end__@@Base+0x6b2eb0> │ │ │ │ │ + stcmi 15, cr2, [r4, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - svceq 0x00455432 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvc r6, [lr, #-2381]! @ 0xfffff6b3 │ │ │ │ │ mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ stmdbvs lr!, {r1, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cmpvs r6, r4, ror r9 │ │ │ │ │ + rsbscs r7, r3, r4, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db05a0 <__bss_end__@@Base+0x6b2ef0> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db05a8 <__bss_end__@@Base+0x6b2ef8> │ │ │ │ │ + sbcseq fp, r8, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ rsbseq r7, r0, r5, ror #16 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db05e0 <__bss_end__@@Base+0x6b2f30> │ │ │ │ │ - smladxvs lr, r1, sp, r0 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ db07a0 <__bss_end__@@Base+0x6b30f0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db05e8 <__bss_end__@@Base+0x6b2f38> │ │ │ │ │ + strbvs r6, [r7, #-1073]! @ 0xfffffbcf │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ db07a8 <__bss_end__@@Base+0x6b30f8> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r5, #122683392 @ 0x7500000 │ │ │ │ │ sbcseq fp, r8, r4, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0628 <__bss_end__@@Base+0x6b2f78> │ │ │ │ │ - andeq r0, r0, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0630 <__bss_end__@@Base+0x6b2f80> │ │ │ │ │ + cmpvs pc, #13107200 @ 0xc80000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ subsvc r7, pc, r5, ror #12 │ │ │ │ │ strbtvc r6, [lr], #-2415 @ 0xfffff691 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0678 <__bss_end__@@Base+0x6b2fc8> │ │ │ │ │ - cmnvs r4, r3, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0680 <__bss_end__@@Base+0x6b2fd0> │ │ │ │ │ + sbcseq r6, r8, r3, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - cmpvs r6, r5, ror #4 │ │ │ │ │ + rsbscs r7, r3, r5, ror #4 │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ cmnvc r9, #24320 @ 0x5f00 │ │ │ │ │ stmdbvc r6!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ db086c <__bss_end__@@Base+0x6b31bc> │ │ │ │ │ + strbmi r2, [sp], -r6, lsl #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db06c0 <__bss_end__@@Base+0x6b3010> │ │ │ │ │ - rsbseq r6, r2, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db06c8 <__bss_end__@@Base+0x6b3018> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbsvc r6, r4, r3, ror r5 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db06f8 <__bss_end__@@Base+0x6b3048> │ │ │ │ │ - stcmi 2, cr0, [ip, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0700 <__bss_end__@@Base+0x6b3050> │ │ │ │ │ + ldrbvc r6, [r4, #-1330]! @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbvc r7, r5, r3, ror r4 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0730 <__bss_end__@@Base+0x6b3080> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0738 <__bss_end__@@Base+0x6b3088> │ │ │ │ │ + strbtvc r6, [r9], #-3634 @ 0xfffff1ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ cmpvc pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ - cdpvs 13, 7, cr6, cr0, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r0, #6720 @ 0x1a40 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0780 <__bss_end__@@Base+0x6b30d0> │ │ │ │ │ - cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0788 <__bss_end__@@Base+0x6b30d8> │ │ │ │ │ + @ instruction: 0x66654431 │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbeq r7, r8, r5, lsr #8 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db07b0 <__bss_end__@@Base+0x6b3100> │ │ │ │ │ - bvc 280ba30 <_edata@@Base+0x5b8a30> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db07b8 <__bss_end__@@Base+0x6b3108> │ │ │ │ │ + ldmdbvs r7!, {r0, r4, r5, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1656526,801 +1656758,799 @@ │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ svcpl 0x0079616c │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ ldmdbvs pc, {r0, r5, r6, sl, ip, sp, lr}^ @ │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - rsbcs r6, ip, lr, ror #2 │ │ │ │ │ + stmdbvc ip!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0800 <__bss_end__@@Base+0x6b3150> │ │ │ │ │ - ldrbmi r6, [r3, #-3121]! @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0808 <__bss_end__@@Base+0x6b3158> │ │ │ │ │ + sbcseq r6, r8, r1, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ ldrbtvc r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + svcpl 0x00747570 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ sbcseq r7, r8, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0840 <__bss_end__@@Base+0x6b3190> │ │ │ │ │ - ldrbmi r6, [r7, #-2097] @ 0xfffff7cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0848 <__bss_end__@@Base+0x6b3198> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, ror #24 │ │ │ │ │ + rsbsvc r6, r3, r1, ror #24 │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stclvs 14, cr6, [r1], #-444 @ 0xfffffe44 │ │ │ │ │ - @ instruction: 0x4c657a69 │ │ │ │ │ - beq 26486e0 <_edata@@Base+0x3f56e0> │ │ │ │ │ + stmdbvs r5!, {r0, r3, r5, r6, r9, fp, ip, sp, lr}^ │ │ │ │ │ + stmdavc r5!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0888 <__bss_end__@@Base+0x6b31d8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0890 <__bss_end__@@Base+0x6b31e0> │ │ │ │ │ + @ instruction: 0x47242f31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbscs r7, r3, r5, ror #4 │ │ │ │ │ - cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ + cmnvs r3, r5, ror #4 │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ db0506 <__bss_end__@@Base+0x6b2e56> │ │ │ │ │ rsbvc r6, ip, #24832 @ 0x6100 │ │ │ │ │ cmnvc r4, #444 @ 0x1bc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db08c8 <__bss_end__@@Base+0x6b3218> │ │ │ │ │ - stmdbmi ip, {r0, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db08d0 <__bss_end__@@Base+0x6b3220> │ │ │ │ │ + mcrvs 6, 3, r7, cr1, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrrmi 1, 7, r4, r2, cr3 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - cdpvs 7, 6, cr6, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #26476544 @ 0x1940000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0910 <__bss_end__@@Base+0x6b3260> │ │ │ │ │ - @ instruction: 0x6d6d7933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0918 <__bss_end__@@Base+0x6b3268> │ │ │ │ │ + svccs 0x00077333 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ @ instruction: 0x665f7274 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ svcpl 0x006e6f69 │ │ │ │ │ stclvs 1, cr6, [ip], #-396 @ 0xfffffe74 │ │ │ │ │ @ instruction: 0x6665645f │ │ │ │ │ strbtvc r7, [ip], #-1377 @ 0xfffffa9f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0950 <__bss_end__@@Base+0x6b32a0> │ │ │ │ │ - ldrbpl r5, [pc], #-562 @ db0b0c <__bss_end__@@Base+0x6b345c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0958 <__bss_end__@@Base+0x6b32a8> │ │ │ │ │ + sbcseq fp, r8, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbtpl r6, [lr], -r9, ror #30 │ │ │ │ │ + rsbeq r6, lr, r9, ror #30 │ │ │ │ │ cdpvs 15, 6, cr6, cr14, cr3, {3} │ │ │ │ │ ldrbvs r6, [r4, #-869]! @ 0xfffffc9b │ │ │ │ │ svcvs 0x00635f64 │ │ │ │ │ cdpvs 0, 6, cr7, cr15, cr13, {3} │ │ │ │ │ cmnvc r4, #1616 @ 0x650 │ │ │ │ │ - ldrbvs r6, [r7, #-3890]! @ 0xfffff0ce │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db09a8 <__bss_end__@@Base+0x6b32f8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db09b0 <__bss_end__@@Base+0x6b3300> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbvs r7, [r7, #-872]! @ 0xfffffc98 │ │ │ │ │ - svcmi 0x00617262 │ │ │ │ │ + svcpl 0x00647368 │ │ │ │ │ + rsbseq r7, r0, r5, ror #16 │ │ │ │ │ rsbcc r6, r5, #1862270976 @ 0x6f000000 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db09e8 <__bss_end__@@Base+0x6b3338> │ │ │ │ │ - cmpmi r4, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db09f0 <__bss_end__@@Base+0x6b3340> │ │ │ │ │ + strbtvc r6, [lr], #-1329 @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - strbpl r7, [pc], #-878 @ db0bd8 <__bss_end__@@Base+0x6b3528> │ │ │ │ │ - ldccs 15, cr0, [r6], {69} @ 0x45 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbcc r6, r1, #7536640 @ 0x730000 │ │ │ │ │ ldrbvc r3, [r3, #-1589]! @ 0xfffff9cb │ │ │ │ │ - stclcs 6, cr6, [pc, #-436]! @ db0a34 <__bss_end__@@Base+0x6b3384> │ │ │ │ │ - mcrmi 13, 2, r4, cr5, cr3, {1} │ │ │ │ │ + cmnvs lr, #457179136 @ 0x1b400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0a40 <__bss_end__@@Base+0x6b3390> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0a48 <__bss_end__@@Base+0x6b3398> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - subeq r0, r0, r9, ror r0 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r4, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvs r6, pc, #7104 @ 0x1bc0 │ │ │ │ │ - stclvs 14, cr6, [pc, #-420]! @ db0a8c <__bss_end__@@Base+0x6b33dc> │ │ │ │ │ - stmdbeq ip!, {r0, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stclvs 14, cr6, [pc, #-420]! @ db0a94 <__bss_end__@@Base+0x6b33e4> │ │ │ │ │ + cdpvs 1, 6, cr6, cr12, cr9, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0a88 <__bss_end__@@Base+0x6b33d8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0a90 <__bss_end__@@Base+0x6b33e0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvs pc, #1605632 @ 0x188000 │ │ │ │ │ - ldmdbvs r8!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-400]! @ db0ae8 <__bss_end__@@Base+0x6b3438> │ │ │ │ │ + cmpcs r5, r2, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0ac8 <__bss_end__@@Base+0x6b3418> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0ad0 <__bss_end__@@Base+0x6b3420> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + eorvs r7, fp, lr, ror #6 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ - ldrbvs r6, [pc], #-2402 @ db0cc4 <__bss_end__@@Base+0x6b3614> │ │ │ │ │ - strbvs r6, [r3, #-3939]! @ 0xfffff09d │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ + ldrbvs r6, [pc], #-2402 @ db0ccc <__bss_end__@@Base+0x6b361c> │ │ │ │ │ + ldrbmi r4, [r4, #-3939] @ 0xfffff09d │ │ │ │ │ + strtcs r0, [pc], #-3855 @ db0cd4 <__bss_end__@@Base+0x6b3624> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0b20 <__bss_end__@@Base+0x6b3470> │ │ │ │ │ - ldmdbvs r9!, {r0, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0b28 <__bss_end__@@Base+0x6b3478> │ │ │ │ │ + ldmdavs r0!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r3, lr, ror #6 │ │ │ │ │ + rsbvc r7, r1, lr, ror #6 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {3} │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr5, {3} │ │ │ │ │ - @ instruction: 0x512d7374 │ │ │ │ │ - ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ + cmnvs r4, #116, 28 @ 0x740 │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0b70 <__bss_end__@@Base+0x6b34c0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ db0d30 <__bss_end__@@Base+0x6b3680> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0b78 <__bss_end__@@Base+0x6b34c8> │ │ │ │ │ + eorscc r5, r3, r1, lsr r3 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ db0d38 <__bss_end__@@Base+0x6b3688> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ + strbtvc r7, [r3], #-878 @ 0xfffffc92 │ │ │ │ │ + stclvs 2, cr7, [r6], #-444 @ 0xfffffe44 │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ rsbvc r6, lr, r2, ror r1 │ │ │ │ │ - strbmi r7, [r8, #-885]! @ 0xfffffc8b │ │ │ │ │ - svcmi 0x00505f46 │ │ │ │ │ + stmdbvs r8!, {r0, r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0bc0 <__bss_end__@@Base+0x6b3510> │ │ │ │ │ - svcpl 0x00464533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0bc8 <__bss_end__@@Base+0x6b3518> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - rsbscs r6, r3, lr, ror #10 │ │ │ │ │ + stmdbvc ip!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ subsvs r6, pc, #1694498816 @ 0x65000000 │ │ │ │ │ ldrbvs r7, [r3, #-869]! @ 0xfffffc9b │ │ │ │ │ cmncc r9, ip, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0bf8 <__bss_end__@@Base+0x6b3548> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0c00 <__bss_end__@@Base+0x6b3550> │ │ │ │ │ + eorpl r0, pc, r1, lsr r7 @ │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ subsvc r6, pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ ldrbvs r7, [r2, #-101]! @ 0xffffff9b │ │ │ │ │ strbtvc r6, [lr], #-1395 @ 0xfffffa8d │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbvc r6, sp, lr, ror #18 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0c38 <__bss_end__@@Base+0x6b3588> │ │ │ │ │ - subpl r2, r1, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0c40 <__bss_end__@@Base+0x6b3590> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cmpvs r6, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ cmnvs sp, r4, ror #18 │ │ │ │ │ - ldrbvs r7, [pc, #-867] @ db0aa9 <__bss_end__@@Base+0x6b33f9> │ │ │ │ │ + ldrbvs r7, [pc, #-867] @ db0ab1 <__bss_end__@@Base+0x6b3401> │ │ │ │ │ rsbvc r7, pc, #120 @ 0x78 │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr4, {3} │ │ │ │ │ + ldrbpl r2, [r1, #-3444] @ 0xfffff28c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0c68 <__bss_end__@@Base+0x6b35b8> │ │ │ │ │ - rsbeq r7, r8, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0c70 <__bss_end__@@Base+0x6b35c0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdaeq r4, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d050f │ │ │ │ │ + ldrbvs r7, [r6, #-872]! @ 0xfffffc98 │ │ │ │ │ + sbcseq r7, r8, r2, ror r4 │ │ │ │ │ cmnvc pc, #102 @ 0x66 │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0ca8 <__bss_end__@@Base+0x6b35f8> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0cb0 <__bss_end__@@Base+0x6b3600> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0cb8 <__bss_end__@@Base+0x6b3608> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x57747570 │ │ │ │ │ svcvs 0x007a6562 │ │ │ │ │ sbcseq r7, r8, r5, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0ce0 <__bss_end__@@Base+0x6b3630> │ │ │ │ │ - streq r0, [pc, #-2097] @ db066b <__bss_end__@@Base+0x6b2fbb> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0ce8 <__bss_end__@@Base+0x6b3638> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ eorseq r6, r2, r9, ror #6 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0d20 <__bss_end__@@Base+0x6b3670> │ │ │ │ │ - svcpl 0x00746f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0d28 <__bss_end__@@Base+0x6b3678> │ │ │ │ │ + stclvs 14, cr6, [r1, #-196]! @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, lr, ror #6 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ @ instruction: 0x665f7375 │ │ │ │ │ - rsbseq r6, r1, r2, ror r5 │ │ │ │ │ + ldmdbvs r1!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0d78 <__bss_end__@@Base+0x6b36c8> │ │ │ │ │ - strbvc r7, [r7, #-562]! @ 0xfffffdce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0d80 <__bss_end__@@Base+0x6b36d0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r4, r4, ror #2 │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - sbcseq fp, r8, lr, ror #8 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs r9, #120, 8 @ 0x78000000 │ │ │ │ │ teqcc ip, r3, ror r0 │ │ │ │ │ - stclcs 6, cr6, [pc, #-248]! @ db0e78 <__bss_end__@@Base+0x6b37c8> │ │ │ │ │ - subpl r2, r1, #3264 @ 0xcc0 │ │ │ │ │ + ldrbvs r6, [r2, #-2366]! @ 0xfffff6c2 │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0dc8 <__bss_end__@@Base+0x6b3718> │ │ │ │ │ - strbtvc r7, [r1], #-562 @ 0xfffffdce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0dd0 <__bss_end__@@Base+0x6b3720> │ │ │ │ │ + @ instruction: 0x56544532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbvs r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ mcrvs 4, 3, r7, cr5, cr2, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - @ instruction: 0x56565432 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0e08 <__bss_end__@@Base+0x6b3758> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0e10 <__bss_end__@@Base+0x6b3760> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvc r2, #460 @ 0x1cc │ │ │ │ │ - cmnvs r4, #1073741851 @ 0x4000001b │ │ │ │ │ - stclvs 12, cr6, [pc, #-460]! @ db0e24 <__bss_end__@@Base+0x6b3774> │ │ │ │ │ + @ instruction: 0x57726f73 │ │ │ │ │ + strtpl r5, [sp], #-581 @ 0xfffffdbb │ │ │ │ │ + stclvs 12, cr6, [pc, #-460]! @ db0e2c <__bss_end__@@Base+0x6b377c> │ │ │ │ │ rsbeq r6, ip, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0e48 <__bss_end__@@Base+0x6b3798> │ │ │ │ │ - stccs 15, cr0, [r6], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0e50 <__bss_end__@@Base+0x6b37a0> │ │ │ │ │ + eorpl r6, r0, r1, lsr r7 │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cmnvs r5, r3, ror #4 │ │ │ │ │ @ instruction: 0x675f6574 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - sbcseq r6, r8, r5, ror lr │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0e78 <__bss_end__@@Base+0x6b37c8> │ │ │ │ │ - eorpl r0, sp, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0e80 <__bss_end__@@Base+0x6b37d0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r4!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - strbtvc r7, [pc], #-869 @ db105c <__bss_end__@@Base+0x6b39ac> │ │ │ │ │ + stclvs 3, cr7, [sp, #-416]! @ 0xfffffe60 │ │ │ │ │ + ldrbvc r7, [pc, #-613] @ db0dff <__bss_end__@@Base+0x6b374f> │ │ │ │ │ andeq r0, r0, pc, lsr #10 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0eb8 <__bss_end__@@Base+0x6b3808> │ │ │ │ │ - stcleq 4, cr5, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0ec0 <__bss_end__@@Base+0x6b3810> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ cdpvs 8, 6, cr6, cr9, cr3, {3} │ │ │ │ │ rsbeq r7, r5, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0ee8 <__bss_end__@@Base+0x6b3838> │ │ │ │ │ - cmnvs r5, #536870915 @ 0x20000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0ef0 <__bss_end__@@Base+0x6b3840> │ │ │ │ │ + ldrbtvc r6, [r2], #-1330 @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r9, ror pc │ │ │ │ │ + rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ svcpl 0x00677673 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ - stclvs 3, cr6, [pc, #-380]! @ db0f6c <__bss_end__@@Base+0x6b38bc> │ │ │ │ │ + stclvs 3, cr6, [pc, #-380]! @ db0f74 <__bss_end__@@Base+0x6b38c4> │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0f40 <__bss_end__@@Base+0x6b3890> │ │ │ │ │ - ldclcs 2, cr5, [r4, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0f48 <__bss_end__@@Base+0x6b3898> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ svcvs 0x006f6c66 │ │ │ │ │ sbcseq fp, r8, r2, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0f68 <__bss_end__@@Base+0x6b38b8> │ │ │ │ │ - pushmi {r0, r4, r5, sl, ip, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0f70 <__bss_end__@@Base+0x6b38c0> │ │ │ │ │ + cmnvs pc, r1, lsr r2 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + svcpl 0x00485473 │ │ │ │ │ @ instruction: 0x6d656972 │ │ │ │ │ rsbeq r6, lr, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0f98 <__bss_end__@@Base+0x6b38e8> │ │ │ │ │ - ldccs 3, cr7, [r6], {50} @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0fa0 <__bss_end__@@Base+0x6b38f0> │ │ │ │ │ + strbtvc r6, [lr], #-3890 @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - strbpl r5, [pc], #-1330 @ db117c <__bss_end__@@Base+0x6b3acc> │ │ │ │ │ + ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + svcvs 0x00756e69 │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr4, {3} │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - strpl r7, [r0, #-884]! @ 0xfffffc8c │ │ │ │ │ - svcvs 0x0066696e │ │ │ │ │ + eorpl r6, r0, #116, 26 @ 0x1d00 │ │ │ │ │ + svcvs 0x00646e61 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db0fe0 <__bss_end__@@Base+0x6b3930> │ │ │ │ │ - rsbvs r6, r1, #819200 @ 0xc8000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db0fe8 <__bss_end__@@Base+0x6b3938> │ │ │ │ │ + andeq sp, r4, r2, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + strtcs r7, [pc], #-869 @ db11cc <__bss_end__@@Base+0x6b3b1c> │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ - stclvs 0, cr7, [pc], #-380 @ db1050 <__bss_end__@@Base+0x6b39a0> │ │ │ │ │ + stclvs 0, cr7, [pc], #-380 @ db1058 <__bss_end__@@Base+0x6b39a8> │ │ │ │ │ svcvs 0x00635f79 │ │ │ │ │ rsbsvc r6, r4, #1872 @ 0x750 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1030 <__bss_end__@@Base+0x6b3980> │ │ │ │ │ - rsbvs r7, pc, #805306371 @ 0x30000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1038 <__bss_end__@@Base+0x6b3988> │ │ │ │ │ + teqcc r4, #3342336 @ 0x330000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - smladxeq r9, r1, r5, r4 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvc r3, #411041792 @ 0x18800000 │ │ │ │ │ - bvs 258c3b0 <_edata@@Base+0x3393b0> │ │ │ │ │ + bvs 258c3b8 <_edata@@Base+0x3393b8> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1070 <__bss_end__@@Base+0x6b39c0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1078 <__bss_end__@@Base+0x6b39c8> │ │ │ │ │ + strbtvc r6, [pc], #-3121 @ db1234 <__bss_end__@@Base+0x6b3b84> │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 4, cr6, [pc, #-440]! @ db1098 <__bss_end__@@Base+0x6b39e8> │ │ │ │ │ + subpl r4, sp, r2, lsr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db10a0 <__bss_end__@@Base+0x6b39f0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db10a8 <__bss_end__@@Base+0x6b39f8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ ldclvs 8, cr7, [r0], #-276 @ 0xfffffeec │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ stclvs 3, cr5, [r9, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x66696c70 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r3!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ - ldrbvc r6, [r4, #-371]! @ 0xfffffe8d │ │ │ │ │ - rsbcs r6, ip, r2, ror r1 │ │ │ │ │ + smcvs 30451 @ 0x76f3 │ │ │ │ │ + ldmdavs r4!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ sbcseq r7, r8, sp, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db10e8 <__bss_end__@@Base+0x6b3a38> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db10f0 <__bss_end__@@Base+0x6b3a40> │ │ │ │ │ + streq r0, [pc, #-2097] @ db0a7b <__bss_end__@@Base+0x6b33cb> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ + svcmi 0x00736e6f │ │ │ │ │ cmnvs r5, #-1073741800 @ 0xc0000018 │ │ │ │ │ - vldrvs.16 s15, [pc, #-208] @ db1204 <__bss_end__@@Base+0x6b3b54> @ │ │ │ │ │ + vldrvs.16 s15, [pc, #-208] @ db120c <__bss_end__@@Base+0x6b3b5c> @ │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbvc r7, r9, r8, ror r2 │ │ │ │ │ + strbtvc r7, [r1], #-632 @ 0xfffffd88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1130 <__bss_end__@@Base+0x6b3a80> │ │ │ │ │ - @ instruction: 0x63206f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1138 <__bss_end__@@Base+0x6b3a88> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtpl r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ ldrbtvs r6, [r2], #-356 @ 0xfffffe9c │ │ │ │ │ - rsbne r7, r5, r9, ror #20 │ │ │ │ │ - svcpl 0x0046452f │ │ │ │ │ + stmdbvs r5!, {r0, r3, r5, r6, r9, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1188 <__bss_end__@@Base+0x6b3ad8> │ │ │ │ │ - subsvs r2, r3, #51200 @ 0xc800 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1190 <__bss_end__@@Base+0x6b3ae0> │ │ │ │ │ + @ instruction: 0x61207332 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r4, r4, ror #2 │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmnvs r9, lr, ror #4 │ │ │ │ │ + streq r0, [pc, #-2158] @ db0b0e <__bss_end__@@Base+0x6b345e> │ │ │ │ │ cmnvs r8, r5, ror #28 │ │ │ │ │ strbtvs r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 4, cr6, [pc, #-204]! @ db12bc <__bss_end__@@Base+0x6b3c0c> │ │ │ │ │ + movtpl r4, #39986 @ 0x9c32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db11d8 <__bss_end__@@Base+0x6b3b28> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db11e0 <__bss_end__@@Base+0x6b3b30> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ rsbcs r6, ip, lr, ror #2 │ │ │ │ │ stclvs 6, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d6e6f │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1220 <__bss_end__@@Base+0x6b3b70> │ │ │ │ │ - subspl r5, r4, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1228 <__bss_end__@@Base+0x6b3b78> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cdpvs 12, 6, cr4, cr9, cr5, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [r7, #-3173]! @ 0xfffff39b │ │ │ │ │ + stmdaeq r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cmnvs r5, r3, ror #24 │ │ │ │ │ ldrbvc r5, [r2, #-3954]! @ 0xfffff08e │ │ │ │ │ - rsbsvc r6, r3, #108, 10 @ 0x1b000000 │ │ │ │ │ - sbcseq r7, r8, r7, ror #6 │ │ │ │ │ + ldmdbvs r3!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1270 <__bss_end__@@Base+0x6b3bc0> │ │ │ │ │ - streq r0, [pc, #-1586] @ db0dfa <__bss_end__@@Base+0x6b374a> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1278 <__bss_end__@@Base+0x6b3bc8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - rsbeq r7, r2, lr, ror #6 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ rsbseq r6, r2, r3, ror #30 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db12b8 <__bss_end__@@Base+0x6b3c08> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db12c0 <__bss_end__@@Base+0x6b3c10> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-396]! @ db131c <__bss_end__@@Base+0x6b3c6c> │ │ │ │ │ - eorcs r7, lr, r3, lsr r2 │ │ │ │ │ + rsbvc r7, r1, #-1946157055 @ 0x8c000001 │ │ │ │ │ + ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r5, pc, asr r2 │ │ │ │ │ rsbvc r7, r1, #108 @ 0x6c │ │ │ │ │ - ldrbpl r5, [r5], #-116 @ 0xffffff8c │ │ │ │ │ + rsbvc r7, r5, #116 @ 0x74 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1310 <__bss_end__@@Base+0x6b3c60> │ │ │ │ │ - svccs 0x00107432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1318 <__bss_end__@@Base+0x6b3c68> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r2, r0, ror r1 │ │ │ │ │ stmdbvs ip!, {r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvc r3!, {r0, r1, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ - ldrbvs r7, [pc], #-613 @ db1500 <__bss_end__@@Base+0x6b3e50> │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + ldrbvs r7, [pc], #-613 @ db1508 <__bss_end__@@Base+0x6b3e58> │ │ │ │ │ + ldmdbvc pc, {r0, r2, r5, r6, sl, fp, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1358 <__bss_end__@@Base+0x6b3ca8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1360 <__bss_end__@@Base+0x6b3cb0> │ │ │ │ │ + strbpl r5, [r1], #-1073 @ 0xfffffbcf │ │ │ │ │ cmnvs r2, r0, asr r1 │ │ │ │ │ stmdbvs ip!, {r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvc r3, {r0, r1, r5, r6, sp}^ │ │ │ │ │ strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ strtmi r7, [r0], -r5, ror #4 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - ldmdbvs r3!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + cmnvc r4, #-268435450 @ 0xf0000006 │ │ │ │ │ strbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r0, lr, #101 @ 0x65 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1398 <__bss_end__@@Base+0x6b3ce8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db13a0 <__bss_end__@@Base+0x6b3cf0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - cmpvc pc, #29440 @ 0x7300 │ │ │ │ │ - stclvs 15, cr6, [pc, #-456]! @ db13b8 <__bss_end__@@Base+0x6b3d08> │ │ │ │ │ + svcpl 0x00796673 │ │ │ │ │ + stclvs 15, cr6, [pc, #-456]! @ db13c0 <__bss_end__@@Base+0x6b3d10> │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db13d8 <__bss_end__@@Base+0x6b3d28> │ │ │ │ │ - @ instruction: 0x46534632 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db13e0 <__bss_end__@@Base+0x6b3d30> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - rsbseq r6, r4, r5, ror #28 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbeq r6, r6, r9, ror #28 │ │ │ │ │ sbcseq fp, r8, r8, ror #9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ db1420 <__bss_end__@@Base+0x6b3d70> │ │ │ │ │ - sbcseq r7, r8, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ db1428 <__bss_end__@@Base+0x6b3d78> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @ instruction: 0x6769645f │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbteq r1, [r3], #306 @ 0x132 │ │ │ │ │ - ldrtvs r7, [r2], #-615 @ 0xfffffd99 │ │ │ │ │ - sbcseq fp, r8, r8, lsl #14 │ │ │ │ │ + strbvs r6, [r3, #-364]! @ 0xfffffe94 │ │ │ │ │ ldrdeq r7, [r0, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ rsbeq lr, pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, asr r0 │ │ │ │ │ @@ -1660627,15 +1660857,15 @@ │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ sbceq r8, r3, r0, asr #3 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ - sbceq r1, r0, r0, asr #8 │ │ │ │ │ + sbceq r1, r0, r8, lsl r4 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ sbceq r3, r3, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ sbceq r1, r0, r8, ror r3 │ │ │ │ │ addeq ip, r0, r8, lsl lr │ │ │ │ │ @@ -1662540,19 +1662770,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #-1610612729 @ 0xa0000007 │ │ │ │ │ rsbeq r2, pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 33aa7c <__stack_chk_guard@@Base+0xad9b4> │ │ │ │ │ + b 340a0c <__stack_chk_guard@@Base+0xb3944> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 33aa84 <__stack_chk_guard@@Base+0xad9bc> │ │ │ │ │ + b 340a0c <__stack_chk_guard@@Base+0xb3944> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 33aa94 <__stack_chk_guard@@Base+0xad9cc> │ │ │ │ │ + b 340a2c <__stack_chk_guard@@Base+0xb3964> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbvc r7, [r3, #-865]! @ 0xfffffc9f │ │ │ │ │ eorscs r6, sl, sp, ror #10 │ │ │ │ │ strbvc r7, [r7, #-609]! @ 0xfffffd9f │ │ │ │ │ strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ cdpvs 3, 6, cr6, cr1, cr0, {1} │ │ │ │ │ rsbscs r6, r4, lr, ror #30 │ │ │ │ │ @@ -1667500,40 +1667730,40 @@ │ │ │ │ │ subspl r4, r8, sp, asr #10 │ │ │ │ │ svccs 0x00060f54 │ │ │ │ │ @ instruction: 0x56325053 │ │ │ │ │ streq r5, [pc], -r1, asr #4 │ │ │ │ │ vmlami.f32 s5, s18, s31 │ │ │ │ │ blx ff90457a <_edata@@Base+0xfd6b157a> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r2, asr r5 │ │ │ │ │ bllt dbb58c <__bss_end__@@Base+0x6bdedc> │ │ │ │ │ sbcseq fp, fp, r0, ror #11 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ mrseq r0, (UNDEF: 1) │ │ │ │ │ sbcseq fp, fp, ip, ror #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r1, #0 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ movweq r0, #4096 @ 0x1000 │ │ │ │ │ rsbseq r7, r4, r1, lsl #8 │ │ │ │ │ ldcge 1, cr0, [fp], {187} @ 0xbb │ │ │ │ │ streq r0, [r0], #-1 │ │ │ │ │ rsbseq r0, r4, r4, lsl #2 │ │ │ │ │ stcge 1, cr0, [r0], #-748 @ 0xfffffd14 │ │ │ │ │ streq r0, [r0, #-1] │ │ │ │ │ ldrbtvc r0, [r3], #-264 @ 0xfffffef8 │ │ │ │ │ strcs fp, [r1], #-2816 @ 0xfffff500 │ │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ stmdbcs r1, {r8, r9, fp, ip, sp, pc} │ │ │ │ │ ... │ │ │ │ │ strvs r0, [r1, #-0] │ │ │ │ │ bleq e2ba24 <__bss_end__@@Base+0x72e374> │ │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ │ stcvs 0, cr0, [r1, #-4] │ │ │ │ │ svceq 0x0001c100 │ │ │ │ │ @@ -1667551,15 +1667781,15 @@ │ │ │ │ │ biceq r0, r1, r4, ror r0 │ │ │ │ │ andeq sl, r1, r0, lsr #24 │ │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ │ tstgt r0, r3, ror r4 │ │ │ │ │ @ instruction: 0x01ac2401 │ │ │ │ │ stceq 0, cr0, [r3, #-0] │ │ │ │ │ tstgt r0, r1, lsl #14 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ tsteq r4, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r5, lsr r1 │ │ │ │ │ eorle r3, fp, ip, lsl #28 │ │ │ │ │ @@ -1668653,19 +1668883,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #100, 4 @ 0x40000006 │ │ │ │ │ svcvs 0x002e306b │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 340a84 <__stack_chk_guard@@Base+0xb39bc> │ │ │ │ │ + b 346a28 <__stack_chk_guard@@Base+0xb9960> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 340a8c <__stack_chk_guard@@Base+0xb39c4> │ │ │ │ │ + b 346a38 <__stack_chk_guard@@Base+0xb9970> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 340a90 <__stack_chk_guard@@Base+0xb39c8> │ │ │ │ │ + b 346a34 <__stack_chk_guard@@Base+0xb996c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ muleq r0, r8, r2 │ │ │ │ │ sbcseq ip, r9, r8, ror #26 │ │ │ │ │ svceq 0x000a4943 │ │ │ │ │ subspl r2, r3, r8, lsl #24 │ │ │ │ │ subspl r5, r0, #1426063360 @ 0x55000000 │ │ │ │ │ svceq 0x0008504f │ │ │ │ │ @@ -1670709,40 +1670939,40 @@ │ │ │ │ │ stmdaeq r2, {r0, r2, r6, r9, ip, lr}^ │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ strcs r0, [pc, #-3855]! @ dbd8c1 <__bss_end__@@Base+0x6c0211> │ │ │ │ │ ldmdbmi r0, {r0, r2, r6, fp, ip, lr}^ │ │ │ │ │ blx ff90780a <_edata@@Base+0xfd6b480a> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stcne 1, cr3, [r9, #-200]! @ 0xffffff38 │ │ │ │ │ strtcc r0, [lr], #-0 │ │ │ │ │ sbcseq lr, fp, r0, ror r8 │ │ │ │ │ teqcc r1, #48, 10 @ 0xc000000 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldmdbcs r1!, {r0, r2, r3, r5, r9, ip, sp} │ │ │ │ │ sbcseq lr, fp, ip, ror r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x36323933 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldmdbcs r2!, {r0, r2, r3, r5, r9, ip, sp} │ │ │ │ │ mrccs 13, 1, r2, cr4, cr13, {0} │ │ │ │ │ eorscc r3, r9, r8, lsr r2 │ │ │ │ │ ldrcc r3, [r7, #-1329]! @ 0xfffffacf │ │ │ │ │ ldrcc r3, [r8, #-1078]! @ 0xfffffbca │ │ │ │ │ ldmdbcc r8!, {r1, r2, r4, r5, r8, r9, ip, sp} │ │ │ │ │ teqcc r2, #4416 @ 0x1140 │ │ │ │ │ cdpcs 13, 3, cr1, cr8, cr9, {1} │ │ │ │ │ teqcc r9, #-1879048189 @ 0x90000003 │ │ │ │ │ @ instruction: 0x37303230 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ldrmi r3, [r3, #-304]! @ 0xfffffed0 │ │ │ │ │ ... │ │ │ │ │ ldrtcc r3, [r4], -lr, lsr #32 │ │ │ │ │ ldrcc r3, [r5, #-50]! @ 0xffffffce │ │ │ │ │ eorscc r3, r2, #-1073741812 @ 0xc000000c │ │ │ │ │ ldmdacc r9!, {r0, r1, r2, r4, r5, sl, ip, sp} │ │ │ │ │ eorcc r4, sp, #52, 10 @ 0xd000000 │ │ │ │ │ @@ -1670760,43 +1670990,43 @@ │ │ │ │ │ stclcs 7, cr3, [r5, #-228] @ 0xffffff1c │ │ │ │ │ stcne 7, cr3, [r9, #-200]! @ 0xffffff38 │ │ │ │ │ ldmdacc r4!, {r2, r4, r5, r9, sl, fp, sp} │ │ │ │ │ ldmdbcc r0!, {r0, r4, r5, r8, ip, sp} │ │ │ │ │ eorscc r3, r0, r7, lsr r3 │ │ │ │ │ @ instruction: 0x36333737 │ │ │ │ │ eorcc r4, sp, #56, 10 @ 0xe000000 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff907942 <_edata@@Base+0xfd6b4942> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrmi r3, [r8, #-2352]! @ 0xfffff6d0 │ │ │ │ │ ldmdbcs r0!, {} @ │ │ │ │ │ sbcseq lr, fp, r8, lsr #19 │ │ │ │ │ eorscc r3, r6, #57 @ 0x39 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stclcs 6, cr3, [r5, #-200] @ 0xffffff38 │ │ │ │ │ ldrheq lr, [fp], #148 @ 0x94 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrtcc r3, [r8], #-313 @ 0xfffffec7 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldrmi r3, [r8, #-562]! @ 0xfffffdce │ │ │ │ │ ldmdbcs r1!, {r0, r2, r3, r5, r8, r9, ip, sp} │ │ │ │ │ eorcc r3, lr, sp, lsl r3 │ │ │ │ │ ldrcc r3, [r6, #-823]! @ 0xfffffcc9 │ │ │ │ │ @ instruction: 0x37383337 │ │ │ │ │ ldrtcc r3, [r3], #-2354 @ 0xfffff6ce │ │ │ │ │ ldrmi r3, [r8, #-1842]! @ 0xfffff8ce │ │ │ │ │ ldmdbcs r2!, {r0, r2, r3, r5, r8, r9, ip, sp} │ │ │ │ │ streq r0, [pc, #-2306] @ dbe09e <__bss_end__@@Base+0x6c09ee> │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x37363037 │ │ │ │ │ ldrcc r3, [r0, #-2355]! @ 0xfffff6cd │ │ │ │ │ @ instruction: 0x36303532 │ │ │ │ │ ldmdbcs r4!, {r0, r2, r6, r8, sl, fp, sp} │ │ │ │ │ @ instruction: 0x372e351d │ │ │ │ │ @@ -1670814,15 +1671044,15 @@ │ │ │ │ │ ldmdbcc r3!, {r1, r2, r3, r5, r8, r9, sl, ip, sp} │ │ │ │ │ ldrtcc r3, [r3], #-2105 @ 0xfffff7c7 │ │ │ │ │ ldmdacc r3!, {r2, r4, r5, r8, ip, sp} │ │ │ │ │ ldrtcc r3, [r0], #-2097 @ 0xfffff7cf │ │ │ │ │ ldmdbcs r9!, {r0, r2, r6, r8, sl, fp, sp} │ │ │ │ │ mrccs 13, 1, r2, cr5, cr13, {0} │ │ │ │ │ teqcc r5, #3473408 @ 0x350000 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ andle r2, r1, r8, ror r1 │ │ │ │ │ @@ -1673624,40 +1673854,40 @@ │ │ │ │ │ ldrbtvc r6, [r5], #-3437 @ 0xfffff293 │ │ │ │ │ strbtvc r7, [r9], -r1, ror #8 │ │ │ │ │ rsbsvc r2, r0, #101 @ 0x65 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x666f2074 │ │ │ │ │ blx ff90a702 <_edata@@Base+0xfd6b7702> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ movtpl r5, #61485 @ 0xf02d │ │ │ │ │ strbpl r0, [r9], -r0 │ │ │ │ │ sbcseq r1, ip, r8, ror #14 │ │ │ │ │ mcrrmi 13, 5, r4, r1, cr2 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ sbcseq r1, ip, r4, ror r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldmdbcs r0!, {r4, r5, r9, sl, fp, sp} │ │ │ │ │ stcmi 4, cr2, [sp], #-60 @ 0xffffffc4 │ │ │ │ │ ldrbpl r4, [r3], #-325 @ 0xfffffebb │ │ │ │ │ movtpl r5, #61485 @ 0xf02d │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ mcrrmi 13, 5, r4, r1, cr2 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x0008080e │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ svceq 0x0045544f │ │ │ │ │ @@ -1673675,15 +1673905,15 @@ │ │ │ │ │ stccs 15, cr0, [r6], {10} │ │ │ │ │ ldrbmi r4, [r3], -sp, asr #12 │ │ │ │ │ svceq 0x00084e55 │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ cmpcs r5, pc, asr #8 │ │ │ │ │ strmi r0, [r0, -pc, lsl #12] │ │ │ │ │ teqcc r4, r2, lsr r0 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ ldrdle fp, [r4], -r4 │ │ │ │ │ @@ -1675710,21 +1675940,21 @@ │ │ │ │ │ sbcseq pc, ip, r0, asr #5 │ │ │ │ │ stmdblt r2, {ip, sp, lr, pc} │ │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ │ sbceq r9, r0, r0, lsr r0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrdeq lr, [r1], #160 @ 0xa0 │ │ │ │ │ - sbceq r5, r0, r8, asr #7 │ │ │ │ │ + strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ sbceq r5, r1, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ sbcseq sl, r4, r0, lsr #12 │ │ │ │ │ sbcseq sl, r4, r0, lsr r5 │ │ │ │ │ - sbceq r0, r2, r0, lsr sl │ │ │ │ │ + strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ @ instruction: 0x0113d590 │ │ │ │ │ @ instruction: 0x011352d8 │ │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ │ tsteq r3, r8, ror r3 │ │ │ │ │ sbceq pc, r2, r0, asr #3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ @@ -1675735,24 +1675965,24 @@ │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r3, r8, asr #22 │ │ │ │ │ ldrhteq sl, [ip], r0 │ │ │ │ │ adcseq r4, pc, r0, asr #28 │ │ │ │ │ smulleq r1, r0, r8, r6 │ │ │ │ │ tsteq r3, r0, lsr #24 │ │ │ │ │ - sbceq r4, r2, r0, lsr #7 │ │ │ │ │ + sbceq r4, r2, r8, asr #7 │ │ │ │ │ ldrdeq r7, [r2], #80 @ 0x50 │ │ │ │ │ tsteq r3, r8, lsl #26 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ tsteq r3, r0, lsr #28 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ tsteq r3, r0, asr #31 │ │ │ │ │ - ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r0, r2, r8, lsr #31 │ │ │ │ │ tsteq r2, r8, asr #29 │ │ │ │ │ @ instruction: 0x011353f0 │ │ │ │ │ ldrshteq r9, [r9], r0 │ │ │ │ │ strheq r9, [r1], #32 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ addeq r7, r1, r8, lsr #11 │ │ │ │ │ @@ -1676372,15 +1676602,15 @@ │ │ │ │ │ sbcseq fp, r3, r8 │ │ │ │ │ sbceq r2, r0, r0, asr #18 │ │ │ │ │ adcseq r2, r4, r8, ror #23 │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ │ tsteq r5, r0, ror r4 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ - ldrdeq pc, [r1], #40 @ 0x28 │ │ │ │ │ + sbceq pc, r1, r0, lsl #6 │ │ │ │ │ ldrsheq fp, [r3], #168 @ 0xa8 │ │ │ │ │ tsteq r5, r0, lsr #9 │ │ │ │ │ sbceq r1, r3, r0, lsl r2 │ │ │ │ │ @ instruction: 0x011594d0 │ │ │ │ │ tsteq r5, r8, ror #9 │ │ │ │ │ @ instruction: 0x01159398 │ │ │ │ │ sbcseq r3, ip, sp, lsr #20 │ │ │ │ │ @@ -1679313,2066 +1679543,2066 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ blvs 2a9f9ac <_edata@@Base+0x84c9ac> │ │ │ │ │ svcvs 0x002e756e │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 34b2f0 <__stack_chk_guard@@Base+0xbe228> │ │ │ │ │ + b 3512a0 <__stack_chk_guard@@Base+0xc41d8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 34b2f8 <__stack_chk_guard@@Base+0xbe230> │ │ │ │ │ + b 3512b0 <__stack_chk_guard@@Base+0xc41e8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + svcpl 0x00726176 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + cmpmi pc, r1, ror #24 │ │ │ │ │ + smlsdeq pc, r4, sl, r0 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc6e88 <__bss_end__@@Base+0x6c97d8> │ │ │ │ │ - smladxeq pc, r2, sl, r0 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc6e98 <__bss_end__@@Base+0x6c97e8> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ dc7054 <__bss_end__@@Base+0x6c99a4> │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ - rsbvs r6, r1, #120, 24 @ 0x7800 │ │ │ │ │ - sbcseq r6, sl, r5, ror #24 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc6eb8 <__bss_end__@@Base+0x6c9808> │ │ │ │ │ - rsbsvc r6, r4, r1, lsr r1 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dc7078 <__bss_end__@@Base+0x6c99c8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc6ec0 <__bss_end__@@Base+0x6c9810> │ │ │ │ │ + rsbscs r6, sl, r1, lsr r4 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dc7080 <__bss_end__@@Base+0x6c99d0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvc r7, [pc], -r9, ror #6 │ │ │ │ │ ldrbvs r7, [r4, #-613]! @ 0xfffffd9b │ │ │ │ │ mcrvs 15, 3, r5, cr9, cr8, {3} │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - cmnvs lr, #112, 16 @ 0x700000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 8, 3, r6, cr1, cr0, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc6ef0 <__bss_end__@@Base+0x6c9840> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc6ef8 <__bss_end__@@Base+0x6c9848> │ │ │ │ │ + rsbvc r6, ip, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ dc6f30 <__bss_end__@@Base+0x6c9880> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ dc70d4 <__bss_end__@@Base+0x6c9a24> │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-366]! @ 0xfffffe92 │ │ │ │ │ stclvs 14, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - cmpvs r6, r5, rrx │ │ │ │ │ + rsbscs r6, r3, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc6f38 <__bss_end__@@Base+0x6c9888> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc6f40 <__bss_end__@@Base+0x6c9890> │ │ │ │ │ + ldrbvc r2, [r1, #-3377]! @ 0xfffff2cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r4, #-2147483620 @ 0x8000001c │ │ │ │ │ cmnvc r9, #104, 4 @ 0x80000006 │ │ │ │ │ - rsbcs r6, r6, r4, ror pc │ │ │ │ │ - stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ + stmdbvs r6!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbpl r6, [r1, #-3695] @ 0xfffff191 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc6f90 <__bss_end__@@Base+0x6c98e0> │ │ │ │ │ - rsbsvc r6, r8, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc6f98 <__bss_end__@@Base+0x6c98e8> │ │ │ │ │ + stmdami sp!, {r1, r4, r5, r9, sl, fp, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x0074616d │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + vnmulvs.f16 s13, s30, s11 @ │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc6fd8 <__bss_end__@@Base+0x6c9928> │ │ │ │ │ - strbtpl r6, [lr], #-3891 @ 0xfffff0cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc6fe0 <__bss_end__@@Base+0x6c9930> │ │ │ │ │ + strbtvc r6, [r3], #-307 @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-388]! @ dc703c <__bss_end__@@Base+0x6c998c> │ │ │ │ │ - cmpmi ip, r2, lsr r6 │ │ │ │ │ + cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ strbvs r7, [r4, #-591]! @ 0xfffffdb1 │ │ │ │ │ - mcrvs 3, 3, r7, cr1, cr2, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-939524095 @ 0xc8000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7028 <__bss_end__@@Base+0x6c9978> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7030 <__bss_end__@@Base+0x6c9980> │ │ │ │ │ + @ instruction: 0x06024933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ strbvs r7, [r4, #-591]! @ 0xfffffdb1 │ │ │ │ │ - svccs 0x00087372 │ │ │ │ │ + rsbscs r7, r3, r2, ror r3 │ │ │ │ │ ldmdbvs r4!, {r0, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - stclvs 5, cr6, [ip], #-396 @ 0xfffffe74 │ │ │ │ │ + rsbvc r6, sp, r3, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7070 <__bss_end__@@Base+0x6c99c0> │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7078 <__bss_end__@@Base+0x6c99c8> │ │ │ │ │ + pushmi {r0, r1, r4, r5, r8, fp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r9, ip, sp, lr} │ │ │ │ │ + strbpl r7, [pc], #-613 @ dc725c <__bss_end__@@Base+0x6c9bac> │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ strbtvc r6, [lr], #-2399 @ 0xfffff6a1 │ │ │ │ │ rsbvc r6, r5, #26476544 @ 0x1940000 │ │ │ │ │ stclvs 2, cr7, [r5], #-380 @ 0xfffffe84 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmpvs r6, lr, rrx │ │ │ │ │ + rsbscs r6, r3, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc70c0 <__bss_end__@@Base+0x6c9a10> │ │ │ │ │ - strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc70c8 <__bss_end__@@Base+0x6c9a18> │ │ │ │ │ + rsbvc r6, r2, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, pc, #1520 @ 0x5f0 │ │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - mcrvs 5, 3, r6, cr15, cr10, {3} │ │ │ │ │ + cmpvs r6, sl, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7100 <__bss_end__@@Base+0x6c9a50> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7108 <__bss_end__@@Base+0x6c9a58> │ │ │ │ │ + rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldclvs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ - cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r4, #108, 14 @ 0x1b00000 │ │ │ │ │ @ instruction: 0x6c6c6965 │ │ │ │ │ - stclcs 3, cr7, [pc, #-420]! @ dc714c <__bss_end__@@Base+0x6c9a9c> │ │ │ │ │ - @ instruction: 0x512d0533 │ │ │ │ │ + strbtvc r7, [lr], #-873 @ 0xfffffc97 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7148 <__bss_end__@@Base+0x6c9a98> │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7150 <__bss_end__@@Base+0x6c9aa0> │ │ │ │ │ + cmnvc sp, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdaeq lr, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ ldclvs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ rsbcs r6, r5, r9, ror #28 │ │ │ │ │ - mrcvs 1, 1, r3, cr14, cr12, {1} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + eorsvs r3, lr, #60, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7190 <__bss_end__@@Base+0x6c9ae0> │ │ │ │ │ - rsbvc r7, pc, r3, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7198 <__bss_end__@@Base+0x6c9ae8> │ │ │ │ │ + svcmi 0x00557333 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + cmnpl r4, #112, 10 @ 0x1c000000 │ │ │ │ │ strbtvs r6, [r5], -r3, ror #30 │ │ │ │ │ sbcseq pc, sl, r6, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc71c0 <__bss_end__@@Base+0x6c9b10> │ │ │ │ │ - strbvc r2, [r6, #-49] @ 0xffffffcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc71c8 <__bss_end__@@Base+0x6c9b18> │ │ │ │ │ + rsbsmi r6, r3, #784 @ 0x310 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtcs r6, [r3], #-3169 @ 0xfffff39f │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ rsbseq r6, r4, r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7200 <__bss_end__@@Base+0x6c9b50> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7208 <__bss_end__@@Base+0x6c9b58> │ │ │ │ │ + stclvs 15, cr6, [sp, #-196]! @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbspl r6, r3, #24832 @ 0x6100 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ smcvs 58962 @ 0xe652 │ │ │ │ │ sbcseq r6, sl, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7240 <__bss_end__@@Base+0x6c9b90> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7248 <__bss_end__@@Base+0x6c9b98> │ │ │ │ │ + cmnvc sp, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - cmnvc ip, #24832 @ 0x6100 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ dc7428 <__bss_end__@@Base+0x6c9d78> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ dc7430 <__bss_end__@@Base+0x6c9d80> │ │ │ │ │ sbcseq r6, sl, r3, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7280 <__bss_end__@@Base+0x6c9bd0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7288 <__bss_end__@@Base+0x6c9bd8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dc745c <__bss_end__@@Base+0x6c9dac> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dc7464 <__bss_end__@@Base+0x6c9db4> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ + svceq 0x0045544f │ │ │ │ │ rsbseq r6, r4, r9, ror #24 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc72c0 <__bss_end__@@Base+0x6c9c10> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc72c8 <__bss_end__@@Base+0x6c9c18> │ │ │ │ │ + subspl r5, r4, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + strbeq r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7300 <__bss_end__@@Base+0x6c9c50> │ │ │ │ │ - movtpl r4, #39985 @ 0x9c31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7308 <__bss_end__@@Base+0x6c9c58> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ uqsub16vs r6, r6, r4 │ │ │ │ │ rsbeq r6, r9, pc, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7340 <__bss_end__@@Base+0x6c9c90> │ │ │ │ │ - ldrbmi r4, [r4, #-3891] @ 0xfffff0cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7348 <__bss_end__@@Base+0x6c9c98> │ │ │ │ │ + stclvs 14, cr6, [pc, #-204]! @ dc7438 <__bss_end__@@Base+0x6c9d88> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - svcpl 0x00786567 │ │ │ │ │ + stclvs 15, cr6, [lr, #-412]! @ 0xfffffe64 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvc pc, #24832 @ 0x6100 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvc r7, [pc], #-1134 @ dc7544 <__bss_end__@@Base+0x6c9e94> │ │ │ │ │ + ldrbvc r7, [pc], #-1134 @ dc754c <__bss_end__@@Base+0x6c9e9c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7398 <__bss_end__@@Base+0x6c9ce8> │ │ │ │ │ - ldrbpl r5, [r0, #-818] @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc73a0 <__bss_end__@@Base+0x6c9cf0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stclmi 5, cr6, [r9, #-432] @ 0xfffffe50 │ │ │ │ │ + sbcseq r6, sl, ip, ror #10 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc73d8 <__bss_end__@@Base+0x6c9d28> │ │ │ │ │ - svceq 0x000f4532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc73e0 <__bss_end__@@Base+0x6c9d30> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbseq r6, r3, ip, ror #16 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7410 <__bss_end__@@Base+0x6c9d60> │ │ │ │ │ - strbtpl r7, [r1], #-561 @ 0xfffffdcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7418 <__bss_end__@@Base+0x6c9d68> │ │ │ │ │ + stccc 4, cr7, [r0], #-196 @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - bvc 28227c0 <_edata@@Base+0x5cf7c0> │ │ │ │ │ + ldmdbvs r7!, {r0, r1, r4, r5, r6, sp}^ │ │ │ │ │ strbtvs r6, [lr], #-2402 @ 0xfffff69e │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7450 <__bss_end__@@Base+0x6c9da0> │ │ │ │ │ - mcrvs 2, 3, r6, cr9, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7458 <__bss_end__@@Base+0x6c9da8> │ │ │ │ │ + rsbsvc r6, r4, #1073741836 @ 0x4000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ cmpvs pc, #1660944384 @ 0x63000000 │ │ │ │ │ ldrbtvs r6, [r2], #-3951 @ 0xfffff091 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cmnvs lr, r2, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7498 <__bss_end__@@Base+0x6c9de8> │ │ │ │ │ - ldrbtvc r7, [r5], #-50 @ 0xffffffce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc74a0 <__bss_end__@@Base+0x6c9df0> │ │ │ │ │ + ldrbtvc r6, [r5], #-3890 @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvc r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - svcmi 0x00555173 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 5, 7, cr6, cr1, cr9, {3} │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc74d8 <__bss_end__@@Base+0x6c9e28> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc74e0 <__bss_end__@@Base+0x6c9e30> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbvc r6, r5, #482344960 @ 0x1cc00000 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ cmpvc pc, #268435462 @ 0x10000006 │ │ │ │ │ ldrbvs r6, [r6, #-3183]! @ 0xfffff391 │ │ │ │ │ - svcmi 0x00557872 │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7520 <__bss_end__@@Base+0x6c9e70> │ │ │ │ │ - streq r0, [pc, #-2099] @ dc6ea9 <__bss_end__@@Base+0x6c97f9> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7528 <__bss_end__@@Base+0x6c9e78> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - stclcs 2, cr7, [r7, #-404]! @ 0xfffffe6c │ │ │ │ │ + svceq 0x00077265 │ │ │ │ │ stmdavs r3!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ sbcseq r7, sl, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7560 <__bss_end__@@Base+0x6c9eb0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7568 <__bss_end__@@Base+0x6c9eb8> │ │ │ │ │ + svccs 0x00060f31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvc r4, #100, 30 @ 0x190 │ │ │ │ │ rsbseq r6, r0, r9, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc75a0 <__bss_end__@@Base+0x6c9ef0> │ │ │ │ │ - rsbpl r7, r1, #536870915 @ 0x20000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc75a8 <__bss_end__@@Base+0x6c9ef8> │ │ │ │ │ + stmdavc r5!, {r1, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 6, cr6, cr1, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbeq r6, sp, ip, ror #6 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc75e0 <__bss_end__@@Base+0x6c9f30> │ │ │ │ │ - rsbvs r6, sp, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc75e8 <__bss_end__@@Base+0x6c9f38> │ │ │ │ │ + cmnvs r9, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ ldrbtvc r6, [r2], -r7, ror #10 │ │ │ │ │ ldrbvs r6, [r5, #-3169]! @ 0xfffff39f │ │ │ │ │ - rsbscs r6, r3, r4, ror #10 │ │ │ │ │ + stmdbvs sp!, {r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7630 <__bss_end__@@Base+0x6c9f80> │ │ │ │ │ - svccs 0x00040f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7638 <__bss_end__@@Base+0x6c9f88> │ │ │ │ │ + cmnvs r5, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + ldmdbmi r2, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ smcvc 38629 @ 0x96e5 │ │ │ │ │ sbcseq r6, sl, r5, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7670 <__bss_end__@@Base+0x6c9fc0> │ │ │ │ │ - cmpvc r5, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7678 <__bss_end__@@Base+0x6c9fc8> │ │ │ │ │ + ldmdbeq r3!, {r0, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ dc7684 <__bss_end__@@Base+0x6c9fd4> │ │ │ │ │ - mcreq 14, 0, r0, cr5, cr1, {1} │ │ │ │ │ + cmnvc r3, #482344960 @ 0x1cc00000 │ │ │ │ │ + strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - cmnvc lr, #1654784 @ 0x194000 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc76b8 <__bss_end__@@Base+0x6ca008> │ │ │ │ │ - rsbvs r6, sp, #1073741836 @ 0x4000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc76c0 <__bss_end__@@Base+0x6ca010> │ │ │ │ │ + movweq r5, #59953 @ 0xea31 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - andeq r5, lr, #471040 @ 0x73000 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - rsbvs r6, r1, #108, 18 @ 0x1b0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, ip, ror #30 │ │ │ │ │ + cmnvs r5, #83 @ 0x53 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc76f8 <__bss_end__@@Base+0x6ca048> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7700 <__bss_end__@@Base+0x6ca050> │ │ │ │ │ + stmdapl r5, {r1, r4, r5, sl, fp, lr}^ │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ cmnvs r3, #-2080374783 @ 0x84000001 │ │ │ │ │ sbcseq pc, sl, r8, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7728 <__bss_end__@@Base+0x6ca078> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7730 <__bss_end__@@Base+0x6ca080> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ dc7730 <__bss_end__@@Base+0x6ca080> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ dc7738 <__bss_end__@@Base+0x6ca088> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + bcs 19a46cc <__bss_end__@@Base+0x12a701c> │ │ │ │ │ andeq r1, r0, ip, ror r7 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7768 <__bss_end__@@Base+0x6ca0b8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7770 <__bss_end__@@Base+0x6ca0c0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + mcrmi 15, 2, r4, cr7, cr1, {1} │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc77b8 <__bss_end__@@Base+0x6ca108> │ │ │ │ │ - stmdbvc ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc77c0 <__bss_end__@@Base+0x6ca110> │ │ │ │ │ + svceq 0x00736c32 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ + cmpvs r6, ip, ror #10 │ │ │ │ │ ldrbvs r6, [r4, #-359]! @ 0xfffffe99 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc77f8 <__bss_end__@@Base+0x6ca148> │ │ │ │ │ - stmdbvc ip!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7800 <__bss_end__@@Base+0x6ca150> │ │ │ │ │ + ldmdaeq r3!, {r0, r1, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ + cmpvs r6, r7, rrx │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ sbcseq r6, sl, r4, ror r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7840 <__bss_end__@@Base+0x6ca190> │ │ │ │ │ - rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7848 <__bss_end__@@Base+0x6ca198> │ │ │ │ │ + stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r6, [r9, -r8, ror #10]! │ │ │ │ │ sbcseq r7, sl, r8, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7880 <__bss_end__@@Base+0x6ca1d0> │ │ │ │ │ - ldrbvs r6, [r4, #-3635]! @ 0xfffff1cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7888 <__bss_end__@@Base+0x6ca1d8> │ │ │ │ │ + mcreq 15, 3, r6, cr14, cr3, {1} │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2822bc8 <_edata@@Base+0x5cfbc8> │ │ │ │ │ + bvc 2822bd0 <_edata@@Base+0x5cfbd0> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbmi r1, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc78b0 <__bss_end__@@Base+0x6ca200> │ │ │ │ │ - subsvc r2, r4, #49 @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc78b8 <__bss_end__@@Base+0x6ca208> │ │ │ │ │ + rsbsvc r6, r4, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs r5, #1929379840 @ 0x73000000 │ │ │ │ │ + subspl r5, r4, r3, ror r5 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpvs pc, #6619136 @ 0x650000 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x412f1633 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc78f8 <__bss_end__@@Base+0x6ca248> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7900 <__bss_end__@@Base+0x6ca250> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclvs 3, cr7, [pc, #-416]! @ dc7938 <__bss_end__@@Base+0x6ca288> │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdavs r3!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ sbcseq r6, sl, r2, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7938 <__bss_end__@@Base+0x6ca288> │ │ │ │ │ - ldmdbvc r2!, {r1, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7940 <__bss_end__@@Base+0x6ca290> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r9, r1, ror #24 │ │ │ │ │ sbcseq pc, sl, r3, ror r5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7970 <__bss_end__@@Base+0x6ca2c0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7978 <__bss_end__@@Base+0x6ca2c8> │ │ │ │ │ + stmdami sp!, {r0, r4, r5, r8, fp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtpl r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ - ldrbvs r7, [pc], #-873 @ dc7b58 <__bss_end__@@Base+0x6ca4a8> │ │ │ │ │ + cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ + ldrbvs r7, [pc], #-873 @ dc7b60 <__bss_end__@@Base+0x6ca4b0> │ │ │ │ │ cmnvs r2, r9, ror #14 │ │ │ │ │ - ldrbvc r6, [r4, #-2160]! @ 0xfffff790 │ │ │ │ │ - strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ + svcmi 0x00456870 │ │ │ │ │ + subspl r4, r4, #322961408 @ 0x13400000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc79b8 <__bss_end__@@Base+0x6ca308> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc79c0 <__bss_end__@@Base+0x6ca310> │ │ │ │ │ + bpl 1988048 <__bss_end__@@Base+0x128a998> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbpl r7, [r5, #-872]! @ 0xfffffc98 │ │ │ │ │ - svceq 0x0045544f │ │ │ │ │ + rsbsvc r7, r3, r8, ror #6 │ │ │ │ │ + ldrbvc r7, [r3, #-613] @ 0xfffffd9b │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ subsvc r6, pc, r2, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc79f8 <__bss_end__@@Base+0x6ca348> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7a00 <__bss_end__@@Base+0x6ca350> │ │ │ │ │ + ldmdaeq r3, {r0, r1, r4, r5, r9, ip, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - rsbvc r7, r9, #108, 6 @ 0xb0000001 │ │ │ │ │ - cmnvs r5, #1694498816 @ 0x65000000 │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 14, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ sbcseq r6, sl, r1, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7a48 <__bss_end__@@Base+0x6ca398> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7a50 <__bss_end__@@Base+0x6ca3a0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, #1776 @ 0x6f0 │ │ │ │ │ + rsbspl r6, r3, #1776 @ 0x6f0 │ │ │ │ │ rsbvs r7, sp, #461373440 @ 0x1b800000 │ │ │ │ │ strbtvs r7, [r5], #-613 @ 0xfffffd9b │ │ │ │ │ - strbvc r6, [pc, #-607]! @ dc79d9 <__bss_end__@@Base+0x6ca329> │ │ │ │ │ + strbvc r6, [pc, #-607]! @ dc79e1 <__bss_end__@@Base+0x6ca331> │ │ │ │ │ rsbvc r6, r1, #1845493760 @ 0x6e000000 │ │ │ │ │ ldclcs 5, cr6, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - svccs 0x00050f32 │ │ │ │ │ + cmnvs r5, r3, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7a98 <__bss_end__@@Base+0x6ca3e8> │ │ │ │ │ - strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7aa0 <__bss_end__@@Base+0x6ca3f0> │ │ │ │ │ + cmnvs r9, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - rsbmi r7, r8, #97 @ 0x61 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbscc r6, r4, r4, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7ad8 <__bss_end__@@Base+0x6ca428> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7ae0 <__bss_end__@@Base+0x6ca430> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnpl r1, #536870918 @ 0x20000006 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ cdpvs 15, 6, cr6, cr14, cr3, {3} │ │ │ │ │ svcpl 0x00746365 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7b30 <__bss_end__@@Base+0x6ca480> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7b38 <__bss_end__@@Base+0x6ca488> │ │ │ │ │ + movtmi r5, #37427 @ 0x9233 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ dc7b70 <__bss_end__@@Base+0x6ca4c0> │ │ │ │ │ - mcreq 2, 2, r4, cr9, cr3, {1} │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmpvs pc, #1952 @ 0x7a0 │ │ │ │ │ stmdbvs sp!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r1, #-2147]! @ 0xfffff79d │ │ │ │ │ cmnvs ip, ip, ror #30 │ │ │ │ │ cmnvs r4, sp, ror #4 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7b80 <__bss_end__@@Base+0x6ca4d0> │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7b88 <__bss_end__@@Base+0x6ca4d8> │ │ │ │ │ + rsbseq r6, r2, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs r2, r9, ror r4 │ │ │ │ │ - svcmi 0x0055516e │ │ │ │ │ + rsbsvc r6, r3, r9, ror r9 │ │ │ │ │ + ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ rsbvc r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ strbvs r7, [r8, #-1140]! @ 0xfffffb8c │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 1, cr6, [pc, #-464]! @ dc7bb0 <__bss_end__@@Base+0x6ca500> │ │ │ │ │ + mcrmi 15, 2, r4, cr7, cr1, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7bd0 <__bss_end__@@Base+0x6ca520> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7bd8 <__bss_end__@@Base+0x6ca528> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2822f18 <_edata@@Base+0x5cff18> │ │ │ │ │ + bvc 2822f20 <_edata@@Base+0x5cff20> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - rsbsvc r4, r3, r4, asr fp │ │ │ │ │ + ldrbpl r4, [r5], #-2900 @ 0xfffff4ac │ │ │ │ │ svcvs 0x006c6f63 │ │ │ │ │ teqcc ip, r2, ror r0 │ │ │ │ │ - cmnvc r3, #260046848 @ 0xf800000 │ │ │ │ │ - rsbeq r6, lr, r9, ror #2 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7c08 <__bss_end__@@Base+0x6ca558> │ │ │ │ │ - stmdbmi r2, {r1, r4, r5, sl, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7c10 <__bss_end__@@Base+0x6ca560> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvs r7, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - @ instruction: 0x462c1674 │ │ │ │ │ + mcrvs 4, 3, r6, cr5, cr4, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7c48 <__bss_end__@@Base+0x6ca598> │ │ │ │ │ - mrccc 12, 1, r3, cr1, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7c50 <__bss_end__@@Base+0x6ca5a0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7c88 <__bss_end__@@Base+0x6ca5d8> │ │ │ │ │ - svcpl 0x00595232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7c90 <__bss_end__@@Base+0x6ca5e0> │ │ │ │ │ + cmnvc r5, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - strbtvc r6, [r3], #-376 @ 0xfffffe88 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvc r9, #100, 2 │ │ │ │ │ eorseq r3, r0, r3, lsr r6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7cb8 <__bss_end__@@Base+0x6ca608> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7cc0 <__bss_end__@@Base+0x6ca610> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - cmnvs r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ - ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ + stmdbvs r5!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r4, r6, sl, fp, sp, lr}^ │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr15, {2} │ │ │ │ │ - strbvc r2, [r6, #-107]! @ 0xffffff95 │ │ │ │ │ + strbvc r2, [r6, #-107] @ 0xffffff95 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7d00 <__bss_end__@@Base+0x6ca650> │ │ │ │ │ - stccs 14, cr6, [r5], {50} @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7d08 <__bss_end__@@Base+0x6ca658> │ │ │ │ │ + rsbeq r6, r6, r2, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ stmdbvs r2!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - blpl 2a64cc8 <_edata@@Base+0x811cc8> │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ + rsbsvc r7, r0, #116, 6 @ 0xd0000001 │ │ │ │ │ + sbcseq r6, sl, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7d50 <__bss_end__@@Base+0x6ca6a0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7d58 <__bss_end__@@Base+0x6ca6a8> │ │ │ │ │ + ldmdbeq sl, {r0, r4, r5, r8, r9, sl, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbscs r7, r3, r5, ror #4 │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + ldrbeq r7, [r3, -r5, ror #4]! │ │ │ │ │ + streq r0, [pc, -r0, asr #20] │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ rsbvc r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ - strbtvc r6, [r1], #-1908 @ 0xfffff88c │ │ │ │ │ + strbpl r7, [pc], #-116 @ dc7f4c <__bss_end__@@Base+0x6ca89c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7d98 <__bss_end__@@Base+0x6ca6e8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7da0 <__bss_end__@@Base+0x6ca6f0> │ │ │ │ │ + streq r0, [pc, #-2097] @ dc772b <__bss_end__@@Base+0x6ca07b> │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ svcvs 0x00462073 │ │ │ │ │ strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r3, lr, ror #6 │ │ │ │ │ + rsbvc r7, sp, lr, ror #6 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 3, cr6, [pc], #-380 @ dc7e00 <__bss_end__@@Base+0x6ca750> │ │ │ │ │ + stclvs 3, cr6, [pc], #-380 @ dc7e08 <__bss_end__@@Base+0x6ca758> │ │ │ │ │ ldmdbvs pc, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ @ │ │ │ │ │ stclvs 5, cr6, [r1], #-400 @ 0xfffffe70 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7dd8 <__bss_end__@@Base+0x6ca728> │ │ │ │ │ - rsbvc r7, r1, #51 @ 0x33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7de0 <__bss_end__@@Base+0x6ca730> │ │ │ │ │ + ldrbmi r6, [r3, #-3635]! @ 0xfffff1cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbtvs r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbsvc r7, r4, #-1543503871 @ 0xa4000001 │ │ │ │ │ - rsbscs r6, r2, r9, ror #4 │ │ │ │ │ - cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ + cdpvs 2, 6, cr6, cr5, cr9, {3} │ │ │ │ │ + sbcseq pc, sl, r2, ror r5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7e20 <__bss_end__@@Base+0x6ca770> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7e28 <__bss_end__@@Base+0x6ca778> │ │ │ │ │ + rsbcs r7, pc, r1, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ dc7e54 <__bss_end__@@Base+0x6ca7a4> │ │ │ │ │ + cmpmi ip, r2, lsr r0 │ │ │ │ │ cmncc r8, r4, ror r5 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7e68 <__bss_end__@@Base+0x6ca7b8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7e70 <__bss_end__@@Base+0x6ca7c0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r6, r8, r4, asr r5 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - rsbsvc r7, r0, #1962934272 @ 0x75000000 │ │ │ │ │ + strbpl r7, [lr, #-1141]! @ 0xfffffb8b │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ sbcseq r7, sl, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7ea8 <__bss_end__@@Base+0x6ca7f8> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ dc8064 <__bss_end__@@Base+0x6ca9b4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7eb0 <__bss_end__@@Base+0x6ca800> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - svccs 0x00657369 │ │ │ │ │ - subpl r4, r9, #36, 2 │ │ │ │ │ + stmdbvs r5!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ svcpl 0x0079616c │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ ldrbvs r5, [r3, #-3960]! @ 0xfffff088 │ │ │ │ │ cmnvs r2, r0, ror r1 │ │ │ │ │ - cmnmi r2, r4, ror pc │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr4, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7ef8 <__bss_end__@@Base+0x6ca848> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7f00 <__bss_end__@@Base+0x6ca850> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - cmnvs r9, #108, 2 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + svccs 0x0079616c │ │ │ │ │ + ldmdbpl r2, {r0, r6, r8, fp, lr}^ │ │ │ │ │ svcpl 0x00646461 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7f40 <__bss_end__@@Base+0x6ca890> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7f48 <__bss_end__@@Base+0x6ca898> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvc r7, [r3], #-872 @ 0xfffffc98 │ │ │ │ │ - stmdbmi r2, {r0, r1, r4, r5, r6, sl, lr}^ │ │ │ │ │ + svcpl 0x00727368 │ │ │ │ │ + rsbseq r7, r0, r5, ror #16 │ │ │ │ │ cmnvs r4, #293601280 @ 0x11800000 │ │ │ │ │ svcvs 0x00642068 │ │ │ │ │ strbvs r7, [sp, #-1379]! @ 0xfffffa9d │ │ │ │ │ strbtvc r7, [r1], #-1134 @ 0xfffffb92 │ │ │ │ │ rsbcs r6, lr, r9, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2344]! @ 0xfffff6d8 │ │ │ │ │ strbtvc r6, [r3], #-376 @ 0xfffffe88 │ │ │ │ │ cmnvs r5, r0, lsr #6 │ │ │ │ │ stmdbcs r8!, {r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ + cmnvs r9, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7fa0 <__bss_end__@@Base+0x6ca8f0> │ │ │ │ │ - stmdbmi r2, {r0, r4, r5, sl, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7fa8 <__bss_end__@@Base+0x6ca8f8> │ │ │ │ │ + sbcseq pc, sl, r1, lsr r5 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - streq r7, [pc, #-101] @ dc812b <__bss_end__@@Base+0x6caa7b> │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc7fe8 <__bss_end__@@Base+0x6ca938> │ │ │ │ │ - ldmdbmi r4, {r0, r1, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc7ff0 <__bss_end__@@Base+0x6ca940> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ strbtvc r7, [ip], #-1395 @ 0xfffffa8d │ │ │ │ │ - cmpcc pc, r5, ror #24 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvc r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r5, #2080374785 @ 0x7c000001 │ │ │ │ │ cmnvs r4, pc, ror #28 │ │ │ │ │ - svcmi 0x00557972 │ │ │ │ │ + @ instruction: 0x46207972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8038 <__bss_end__@@Base+0x6ca988> │ │ │ │ │ - cmnvc lr, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8040 <__bss_end__@@Base+0x6ca990> │ │ │ │ │ + svcpl 0x00726532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ rsbeq r7, r5, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8070 <__bss_end__@@Base+0x6ca9c0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8078 <__bss_end__@@Base+0x6ca9c8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - bvs 2aa27e8 <_edata@@Base+0x84f7e8> │ │ │ │ │ + mcrrmi 3, 6, r7, sp, cr5 │ │ │ │ │ + bvs 2aa27f0 <_edata@@Base+0x84f7f0> │ │ │ │ │ rsbeq r6, lr, pc, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc80b0 <__bss_end__@@Base+0x6caa00> │ │ │ │ │ - svccs 0x00060f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc80b8 <__bss_end__@@Base+0x6caa08> │ │ │ │ │ + rsbsvc r6, r4, #800 @ 0x320 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ - ldrbvs r6, [pc], #-2402 @ dc829c <__bss_end__@@Base+0x6cabec> │ │ │ │ │ - svcpl 0x00746e6e │ │ │ │ │ - strbpl r4, [sp, #-3444] @ 0xfffff28c │ │ │ │ │ + ldrbvs r6, [pc], #-2402 @ dc82a4 <__bss_end__@@Base+0x6cabf4> │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc80f8 <__bss_end__@@Base+0x6caa48> │ │ │ │ │ - cmpmi r7, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8100 <__bss_end__@@Base+0x6caa50> │ │ │ │ │ + @ instruction: 0x27746e31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [r9, #-440] @ 0xfffffe48 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #100, 18 @ 0x190000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8150 <__bss_end__@@Base+0x6caaa0> │ │ │ │ │ - rsbsvc r6, r3, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8158 <__bss_end__@@Base+0x6caaa8> │ │ │ │ │ + mrceq 14, 0, r0, cr8, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ ldrbvs r7, [r0, #-117]! @ 0xffffff8b │ │ │ │ │ cmnvc r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - rsbscs r7, r2, r5, rrx │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + cdpvs 0, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc81a0 <__bss_end__@@Base+0x6caaf0> │ │ │ │ │ - rsbeq r6, lr, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc81a8 <__bss_end__@@Base+0x6caaf8> │ │ │ │ │ + sbcseq pc, sl, r3, lsr r5 @ │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-456]! @ dc81a8 <__bss_end__@@Base+0x6caaf8> │ │ │ │ │ + strtmi r5, [sp], #-2354 @ 0xfffff6ce │ │ │ │ │ strbtvc r7, [r9], #-631 @ 0xfffffd89 │ │ │ │ │ cmnvs r4, r5, ror #30 │ │ │ │ │ - cmpvs r2, r4, ror r1 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ dc81c4 <__bss_end__@@Base+0x6cab14> │ │ │ │ │ + rsbvc r6, r1, #116, 2 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc81d0 <__bss_end__@@Base+0x6cab20> │ │ │ │ │ - svcmi 0x00525033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc81d8 <__bss_end__@@Base+0x6cab28> │ │ │ │ │ + strbvs r6, [sp, #-3635]! @ 0xfffff1cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvs r4, r0, ror r5 │ │ │ │ │ + rsbspl r7, r4, #112, 10 @ 0x1c000000 │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ sbcseq r7, sl, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8220 <__bss_end__@@Base+0x6cab70> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8228 <__bss_end__@@Base+0x6cab78> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ dc83e4 <__bss_end__@@Base+0x6cad34> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r0, r5, ror #6 │ │ │ │ │ + svccs 0x00037365 │ │ │ │ │ cmnvc r4, #108, 10 @ 0x1b000000 │ │ │ │ │ rsbseq r6, r0, r9, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8260 <__bss_end__@@Base+0x6cabb0> │ │ │ │ │ - svcmi 0x00525032 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8268 <__bss_end__@@Base+0x6cabb8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - stclvs 3, cr7, [sp, #-440]! @ 0xfffffe48 │ │ │ │ │ + stcmi 3, cr7, [pc, #-440]! @ dc829c <__bss_end__@@Base+0x6cabec> │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc82a8 <__bss_end__@@Base+0x6cabf8> │ │ │ │ │ - stmdaeq r1!, {r0, r4, r5, r9, sl, fp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc82b0 <__bss_end__@@Base+0x6cac00> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ strbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ │ strbvs r6, [ip, #-358]! @ 0xfffffe9a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc82e0 <__bss_end__@@Base+0x6cac30> │ │ │ │ │ - svcmi 0x00525033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc82e8 <__bss_end__@@Base+0x6cac38> │ │ │ │ │ + sbcseq pc, sl, r3, lsr r5 @ │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r4, r3, r9, asr #12 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ ldrbtvc r7, [r2], #-371 @ 0xfffffe8d │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8318 <__bss_end__@@Base+0x6cac68> │ │ │ │ │ - @ instruction: 0x66656c31 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ dc84d8 <__bss_end__@@Base+0x6cae28> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8320 <__bss_end__@@Base+0x6cac70> │ │ │ │ │ + cmnvs r9, #268435459 @ 0x10000003 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ dc84e0 <__bss_end__@@Base+0x6cae30> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, lr, ror #6 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r5, #-1073741799 @ 0xc0000019 │ │ │ │ │ rsbeq r5, r1, r3, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8360 <__bss_end__@@Base+0x6cacb0> │ │ │ │ │ - svceq 0x00455432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8368 <__bss_end__@@Base+0x6cacb8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - rsbcs r6, r5, pc, ror #8 │ │ │ │ │ + strbtvc r6, [r5], #-1135 @ 0xfffffb91 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldclvs 13, cr6, [r5], #-380 @ 0xfffffe84 │ │ │ │ │ @ instruction: 0x6c706974 │ │ │ │ │ - subpl r5, r5, #121 @ 0x79 │ │ │ │ │ + sbcseq pc, sl, r9, ror r5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc83a8 <__bss_end__@@Base+0x6cacf8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc83b0 <__bss_end__@@Base+0x6cad00> │ │ │ │ │ + stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbscs r6, r2, lr, ror #10 │ │ │ │ │ - ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ + cmnpl r2, lr, ror #10 │ │ │ │ │ + ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvs pc, #24832 @ 0x6100 │ │ │ │ │ - ldmdbvs r2!, {r3, r5, r6, r8, fp, sp, lr} │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x2d326968 │ │ │ │ │ + subspl r5, r4, r1, lsr r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc83f8 <__bss_end__@@Base+0x6cad48> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8400 <__bss_end__@@Base+0x6cad50> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - sbcseq r6, sl, ip, ror #10 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ rsbseq r6, r9, ip, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8438 <__bss_end__@@Base+0x6cad88> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8440 <__bss_end__@@Base+0x6cad90> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbsvc r6, r9, ip, ror #2 │ │ │ │ │ - sbcseq r6, sl, ip, ror #10 │ │ │ │ │ + ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r7, r0, fp, ror #8 │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8478 <__bss_end__@@Base+0x6cadc8> │ │ │ │ │ - @ instruction: 0x676e6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8480 <__bss_end__@@Base+0x6cadd0> │ │ │ │ │ + cmnvc lr, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r7, [r2, #-1379]! @ 0xfffffa9d │ │ │ │ │ ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc84b8 <__bss_end__@@Base+0x6cae08> │ │ │ │ │ - ldrbtvc r6, [r3], #-2355 @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc84c0 <__bss_end__@@Base+0x6cae10> │ │ │ │ │ + ldmdbpl r2, {r0, r1, r4, r5, r8, fp, lr}^ │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2823800 <_edata@@Base+0x5d0800> │ │ │ │ │ + bvc 2823808 <_edata@@Base+0x5d0808> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - subpl r4, pc, r4, asr fp @ │ │ │ │ │ + stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ stmdbvc r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldclvs 3, cr7, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - subpl r4, r9, #-2147483636 @ 0x8000000c │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc84f0 <__bss_end__@@Base+0x6cae40> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc84f8 <__bss_end__@@Base+0x6cae48> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - rsbeq r6, r4, r3, ror #28 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvc r7, [r3, #-865]! @ 0xfffffc9f │ │ │ │ │ cmnvs r3, #457179136 @ 0x1b400000 │ │ │ │ │ rsbvc r6, r1, #24832 @ 0x6100 │ │ │ │ │ - svceq 0x00074532 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8538 <__bss_end__@@Base+0x6cae88> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8540 <__bss_end__@@Base+0x6cae90> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - subsvc r6, pc, r3, ror r5 @ │ │ │ │ │ - strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ + cmpvc pc, #1929379840 @ 0x73000000 │ │ │ │ │ + stccs 13, cr6, [r5, #-484] @ 0xfffffe1c │ │ │ │ │ cdpvs 15, 7, cr6, cr5, cr14, {3} │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8578 <__bss_end__@@Base+0x6caec8> │ │ │ │ │ - stmdbmi r1, {r0, r4, r5, r8, sl, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8580 <__bss_end__@@Base+0x6caed0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ svcpl 0x00736e6f │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ @ instruction: 0x665f6576 │ │ │ │ │ smcvs 18149 @ 0x46e5 │ │ │ │ │ strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ - ldrbvc r6, [pc, #-3169] @ dc7b0f <__bss_end__@@Base+0x6ca45f> │ │ │ │ │ + ldrbvc r6, [pc, #-3169] @ dc7b17 <__bss_end__@@Base+0x6ca467> │ │ │ │ │ cmnvc r4, #1802240 @ 0x1b8000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc85c8 <__bss_end__@@Base+0x6caf18> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc85d0 <__bss_end__@@Base+0x6caf20> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldrbtvc r7, [r3], #-1129 @ 0xfffffb97 │ │ │ │ │ - ldrbvs r7, [r0, #-1395]! @ 0xfffffa8d │ │ │ │ │ + rsbsvc r7, r3, #1761607680 @ 0x69000000 │ │ │ │ │ + ldrbtpl r7, [r4], #-105 @ 0xffffff97 │ │ │ │ │ ldmdbvs r3!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbeq r7, r5, r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8608 <__bss_end__@@Base+0x6caf58> │ │ │ │ │ - tstcs r3, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8610 <__bss_end__@@Base+0x6caf60> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - cmnpl lr, #420 @ 0x1a4 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r7, [ip, #-1349]! @ 0xfffffabb │ │ │ │ │ rsbscs r2, r3, r2, ror r7 │ │ │ │ │ rsbvs r7, sp, #461373440 @ 0x1b800000 │ │ │ │ │ - strbvs r7, [r2, #-613]! @ 0xfffffd9b │ │ │ │ │ + svcmi 0x004c7265 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8650 <__bss_end__@@Base+0x6cafa0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8658 <__bss_end__@@Base+0x6cafa8> │ │ │ │ │ + subspl r5, r4, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stclvs 5, cr6, [r9], #-460 @ 0xfffffe34 │ │ │ │ │ + strbtvc r7, [r3], #-627 @ 0xfffffd8d │ │ │ │ │ strbtvs r6, [r1], #-1384 @ 0xfffffa98 │ │ │ │ │ - strbtvc r6, [pc], #-607 @ dc883c <__bss_end__@@Base+0x6cb18c> │ │ │ │ │ - cmpvc pc, #104, 6 @ 0xa0000001 │ │ │ │ │ - ldrbvs r7, [r4, #-889]! @ 0xfffffc87 │ │ │ │ │ + strbtvc r6, [pc], #-607 @ dc8844 <__bss_end__@@Base+0x6cb194> │ │ │ │ │ + ldmdbvs r4!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldrbvs r2, [r2, #-99]! @ 0xffffff9d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8698 <__bss_end__@@Base+0x6cafe8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc86a0 <__bss_end__@@Base+0x6caff0> │ │ │ │ │ + ldccs 15, cr0, [r6], {50} @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvc r7, r9, #1929379840 @ 0x73000000 │ │ │ │ │ strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc86d0 <__bss_end__@@Base+0x6cb020> │ │ │ │ │ - strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc86d8 <__bss_end__@@Base+0x6cb028> │ │ │ │ │ + strbvc r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r9, #1929379840 @ 0x73000000 │ │ │ │ │ strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ - stccs 15, cr0, [r4, #-200]! @ 0xffffff38 │ │ │ │ │ + svcvs 0x00756e69 │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ strbvs r6, [sp, #-3949]! @ 0xfffff093 │ │ │ │ │ - svcvs 0x0066746e │ │ │ │ │ + svcvs 0x0064746e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8718 <__bss_end__@@Base+0x6cb068> │ │ │ │ │ - rsbvs r6, r1, #819200 @ 0xc8000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8720 <__bss_end__@@Base+0x6cb070> │ │ │ │ │ + stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r9, r3, ror #6 │ │ │ │ │ - cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ + cdpvs 3, 6, cr7, cr9, cr3, {3} │ │ │ │ │ + ldmdbvc r4!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ stclvs 6, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8768 <__bss_end__@@Base+0x6cb0b8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8770 <__bss_end__@@Base+0x6cb0c0> │ │ │ │ │ + bpl 1f09df8 <__bss_end__@@Base+0x180c748> │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcvs 0x00206e6f │ │ │ │ │ subsvc r2, r4, #102 @ 0x66 │ │ │ │ │ svcvs 0x006e6769 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - ldclcs 2, cr5, [r9, #-292] @ 0xfffffedc │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ stclvs 5, cr7, [ip], #-392 @ 0xfffffe78 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc87b0 <__bss_end__@@Base+0x6cb100> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc87b8 <__bss_end__@@Base+0x6cb108> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, r2, ror #24 │ │ │ │ │ + strbvc r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, #-1902]! @ 0xfffff892 │ │ │ │ │ + rsbseq r6, r3, lr, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc87e8 <__bss_end__@@Base+0x6cb138> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc87f0 <__bss_end__@@Base+0x6cb140> │ │ │ │ │ + svcmi 0x00555131 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + cmnvs r3, pc, ror #28 │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ subsvs r6, pc, #116, 10 @ 0x1d000000 │ │ │ │ │ rsbvc r7, r1, #105 @ 0x69 │ │ │ │ │ ldrbvs r6, [r4, #-2420]! @ 0xfffff68c │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbmi r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8820 <__bss_end__@@Base+0x6cb170> │ │ │ │ │ - sbcseq r7, sl, r2, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8828 <__bss_end__@@Base+0x6cb178> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + strbvs r7, [ip, #-869]! @ 0xfffffc9b │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ strbtvc r6, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ - cmpvs r0, r4, rrx │ │ │ │ │ + rsbvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ + svceq 0x0009736e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8868 <__bss_end__@@Base+0x6cb1b8> │ │ │ │ │ - sbcseq pc, sl, r2, lsr r5 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8870 <__bss_end__@@Base+0x6cb1c0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ + @ instruction: 0x6c616974 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr15, {2} │ │ │ │ │ svcpl 0x006d6f64 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - strbtvc r7, [r9], #-613 @ 0xfffffd9b │ │ │ │ │ - cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr5, {3} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc88a8 <__bss_end__@@Base+0x6cb1f8> │ │ │ │ │ - tsteq pc, r1, lsr r9 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc88b0 <__bss_end__@@Base+0x6cb200> │ │ │ │ │ + sbcseq r7, sl, r1, lsr r2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ cdpmi 13, 2, cr6, cr0, cr15, {3} │ │ │ │ │ strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + ldrbmi r7, [r6, #-882] @ 0xfffffc8e │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ svcpl 0x00676e70 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ - stclvs 3, cr6, [pc, #-380]! @ dc890c <__bss_end__@@Base+0x6cb25c> │ │ │ │ │ + stclvs 3, cr6, [pc, #-380]! @ dc8914 <__bss_end__@@Base+0x6cb264> │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc88e0 <__bss_end__@@Base+0x6cb230> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc88e8 <__bss_end__@@Base+0x6cb238> │ │ │ │ │ + cmnvs r5, r1, lsr r1 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - cmnmi r3, pc, ror #28 │ │ │ │ │ + ldrbvs r6, [r3, -pc, ror #28]! │ │ │ │ │ cmnvc sp, #482344960 @ 0x1cc00000 │ │ │ │ │ strbtvc r6, [r9], #-3184 @ 0xfffff390 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - svceq 0x00085065 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8910 <__bss_end__@@Base+0x6cb260> │ │ │ │ │ - strtmi r5, [sp], #-2353 @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8918 <__bss_end__@@Base+0x6cb268> │ │ │ │ │ + strbtvc r6, [lr], #-1329 @ 0xfffffacf │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - svccs 0x00736e6f │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ sbcseq r6, sl, r2, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8940 <__bss_end__@@Base+0x6cb290> │ │ │ │ │ - bvc 17e2fc4 <__bss_end__@@Base+0x10e5914> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8948 <__bss_end__@@Base+0x6cb298> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stmdbvc ip!, {r0, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - svcvs 0x0072675f │ │ │ │ │ + rsbvc r6, r5, #1936 @ 0x790 │ │ │ │ │ + rsbsvs r7, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ cmpvc pc, #120, 18 @ 0x1e0000 │ │ │ │ │ strbvs r6, [ip, #-355]! @ 0xfffffe9d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8988 <__bss_end__@@Base+0x6cb2d8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dc8b48 <__bss_end__@@Base+0x6cb498> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8990 <__bss_end__@@Base+0x6cb2e0> │ │ │ │ │ + andseq r0, lr, #784 @ 0x310 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dc8b50 <__bss_end__@@Base+0x6cb4a0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ svcpl 0x00726569 │ │ │ │ │ stclvs 12, cr6, [r9, #-404]! @ 0xfffffe6c │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc89b8 <__bss_end__@@Base+0x6cb308> │ │ │ │ │ - eorpl r5, sp, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc89c0 <__bss_end__@@Base+0x6cb310> │ │ │ │ │ + cmnvs r3, #835584 @ 0xcc000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cmnvs r3, #1654784 @ 0x194000 │ │ │ │ │ - ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sl, ip, lr}^ │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ cmpvs pc, #494927872 @ 0x1d800000 │ │ │ │ │ ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ + svcpl 0x006e6965 │ │ │ │ │ + rsbvc r6, r7, #100, 10 @ 0x19000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8a10 <__bss_end__@@Base+0x6cb360> │ │ │ │ │ - cmpmi pc, r3, lsr ip @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8a18 <__bss_end__@@Base+0x6cb368> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - rsbsvs r7, r3, #1761607680 @ 0x69000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r3, r9, ror #8 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x7761715f │ │ │ │ │ - ldrbvs r7, [r6, #-883]! @ 0xfffffc8d │ │ │ │ │ - stmdbvs r1, {r5, sl, sp, lr}^ │ │ │ │ │ + ldrbtvc r6, [r8], #-1395 @ 0xfffffa8d │ │ │ │ │ + ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8a58 <__bss_end__@@Base+0x6cb3a8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8a60 <__bss_end__@@Base+0x6cb3b0> │ │ │ │ │ + stmdacs r9!, {r0, r4, r5, r8, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1e99178 <__bss_end__@@Base+0x179bac8> │ │ │ │ │ - @ instruction: 0x676f7250 │ │ │ │ │ + blmi 1e99180 <__bss_end__@@Base+0x179bad0> │ │ │ │ │ + strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr1, {3} │ │ │ │ │ sbcseq r6, sl, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8a98 <__bss_end__@@Base+0x6cb3e8> │ │ │ │ │ - @ instruction: 0x464d2c32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8aa0 <__bss_end__@@Base+0x6cb3f0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbvs r7, [r4, #-867]! @ 0xfffffc9d │ │ │ │ │ - cdpeq 6, 5, cr5, cr6, cr4, {3} │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvs pc, #24832 @ 0x6100 │ │ │ │ │ - teqvs r2, #104, 18 @ 0x1a0000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + vsubvs.f16 s12, s4, s17 @ │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8af8 <__bss_end__@@Base+0x6cb448> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8b00 <__bss_end__@@Base+0x6cb450> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cmnvs lr, ip, ror #10 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ @ instruction: 0x66623274 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8b38 <__bss_end__@@Base+0x6cb488> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8b40 <__bss_end__@@Base+0x6cb490> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbsvc r7, r3, r5, ror #4 │ │ │ │ │ - eorpl r7, sp, #104, 6 @ 0xa0000001 │ │ │ │ │ + ldrbvc r7, [r3, -r5, ror #4]! │ │ │ │ │ + cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stccc 2, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ - strbtvc r3, [r5], #-3633 @ 0xfffff1cf │ │ │ │ │ - svceq 0x00094e61 │ │ │ │ │ + ldmdbvs r8!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8b80 <__bss_end__@@Base+0x6cb4d0> │ │ │ │ │ - andscc r2, sp, r3, lsr sl │ │ │ │ │ - blvs 26a1280 <_edata@@Base+0x44e280> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8b88 <__bss_end__@@Base+0x6cb4d8> │ │ │ │ │ + mcrvs 2, 3, r5, cr1, cr3, {1} │ │ │ │ │ + blvs 26a1288 <_edata@@Base+0x44e288> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - ldmdbvs r2!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + subpl r7, pc, #116, 6 @ 0xd0000001 │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ cdpvs 2, 6, cr7, cr9, cr15, {3} │ │ │ │ │ - strbvc r6, [ip, #-3942]! @ 0xfffff09a │ │ │ │ │ - sbcseq r7, sl, r5, ror #6 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8bb0 <__bss_end__@@Base+0x6cb500> │ │ │ │ │ - ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8bb8 <__bss_end__@@Base+0x6cb508> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbcs r7, r4, r5, ror #6 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + svcpl 0x00667365 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ stclvs 6, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ rsbsvc r7, r4, #2080374785 @ 0x7c000001 │ │ │ │ │ svcvs 0x00676e69 │ │ │ │ │ - ldrbvc r7, [pc, #-885] @ dc8a2f <__bss_end__@@Base+0x6cb37f> │ │ │ │ │ + mrceq 13, 2, r6, cr6, cr2, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8bf8 <__bss_end__@@Base+0x6cb548> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8c00 <__bss_end__@@Base+0x6cb550> │ │ │ │ │ + stmdbmi r2, {r0, r1, r4, r5, r9, fp, ip, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - strpl r7, [r0, #-871]! @ 0xfffffc99 │ │ │ │ │ - svcvs 0x0066696e │ │ │ │ │ + eorpl r6, r0, #6592 @ 0x19c0 │ │ │ │ │ + svcvs 0x00646e61 │ │ │ │ │ svcpl 0x0074756f │ │ │ │ │ strbvs r6, [r9, -lr, ror #10]! │ │ │ │ │ rsbvc r6, pc, #104, 4 @ 0x80000006 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + stmdapl r5, {r0, r1, r4, r5, r6, sl, fp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8c30 <__bss_end__@@Base+0x6cb580> │ │ │ │ │ - mrcvs 13, 2, r6, cr15, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8c38 <__bss_end__@@Base+0x6cb588> │ │ │ │ │ + rsbcs r6, lr, r3, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcvs 0x00647368 │ │ │ │ │ - cmpvs r6, sp, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + stclcs 5, cr6, [lr, #-432] @ 0xfffffe50 │ │ │ │ │ cmnvs r9, #2030043136 @ 0x79000000 │ │ │ │ │ ldrbvs r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00797261 │ │ │ │ │ cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdaeq lr, {r1, r4, r5, r8, sl, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8c80 <__bss_end__@@Base+0x6cb5d0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8c88 <__bss_end__@@Base+0x6cb5d8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + eorcc r3, pc, #108, 6 @ 0xb0000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8cc0 <__bss_end__@@Base+0x6cb610> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8cc8 <__bss_end__@@Base+0x6cb618> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ @ instruction: 0x6e6f6973 │ │ │ │ │ cmnvs ip, pc, asr r6 │ │ │ │ │ - ldrbtvc r6, [r5], #-3943 @ 0xfffff099 │ │ │ │ │ + ldclcs 3, cr5, [r4, #-412] @ 0xfffffe64 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8cf8 <__bss_end__@@Base+0x6cb648> │ │ │ │ │ - svcpl 0x00746f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8d00 <__bss_end__@@Base+0x6cb650> │ │ │ │ │ + @ instruction: 0x67726132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r3], #-2408 @ 0xfffff698 │ │ │ │ │ cmnvs r2, pc, ror #14 │ │ │ │ │ strbvs r5, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ svcvs 0x00697470 │ │ │ │ │ - strbtvc r6, [pc], #-3182 @ dc8ef4 <__bss_end__@@Base+0x6cb844> │ │ │ │ │ + stclcs 5, cr4, [r4, #-440] @ 0xfffffe48 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8d48 <__bss_end__@@Base+0x6cb698> │ │ │ │ │ - sbcseq pc, sl, r2, lsr r5 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8d50 <__bss_end__@@Base+0x6cb6a0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 7, cr7, cr5, cr8, {3} │ │ │ │ │ + stmdbmi r1, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-2402]! @ 0xfffff69e │ │ │ │ │ cmnvs r9, #116, 4 @ 0x40000007 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8d90 <__bss_end__@@Base+0x6cb6e0> │ │ │ │ │ - rsbvc r4, r5, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8d98 <__bss_end__@@Base+0x6cb6e8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ rsbeq r7, r5, r0, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8dd0 <__bss_end__@@Base+0x6cb720> │ │ │ │ │ - rsbeq r7, lr, r2, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8dd8 <__bss_end__@@Base+0x6cb728> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r9, #1845493760 @ 0x6e000000 │ │ │ │ │ sbcseq r7, sl, fp, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8e08 <__bss_end__@@Base+0x6cb758> │ │ │ │ │ - stccs 3, cr7, [r5, #-196] @ 0xffffff3c │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dc8fc8 <__bss_end__@@Base+0x6cb918> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8e10 <__bss_end__@@Base+0x6cb760> │ │ │ │ │ + cmnvs r9, r1, lsr r2 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dc8fd0 <__bss_end__@@Base+0x6cb920> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ cdpvs 0, 5, cr7, cr15, cr5, {3} │ │ │ │ │ strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ uqsub16vs r5, pc, r2 @ │ │ │ │ │ cmnvc r5, #1593835520 @ 0x5f000000 │ │ │ │ │ - strbtvc r7, [r1], #-884 @ 0xfffffc8c │ │ │ │ │ + strbvc r7, [r6, #-884] @ 0xfffffc8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dc8e40 <__bss_end__@@Base+0x6cb790> │ │ │ │ │ - ldclmi 14, cr6, [r3], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dc8e48 <__bss_end__@@Base+0x6cb798> │ │ │ │ │ + strbvs r6, [lr, #-3634]! @ 0xfffff1ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldrbvs r6, [r6, #-2425]! @ 0xfffff687 │ │ │ │ │ - stclcs 6, cr5, [r5, #-292] @ 0xfffffedc │ │ │ │ │ - rsbeq r7, r9, r0, ror r3 │ │ │ │ │ - ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ │ + rsbseq r6, r2, r9, ror pc │ │ │ │ │ + sbcseq pc, sl, r8, asr r6 @ │ │ │ │ │ strbmi r4, [pc], #-3364 @ dc9038 <__bss_end__@@Base+0x6cb988> │ │ │ │ │ stmdami r3, {r0, r2, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ svcpl 0x004b4345 │ │ │ │ │ mrcmi 1, 2, r4, cr2, cr7, {2} │ │ │ │ │ stmdaeq r7, {r4, r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ strtvc r6, [r0], #-1641 @ 0xfffff997 │ │ │ │ │ @@ -1684410,23 +1684640,23 @@ │ │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ │ adcseq sl, ip, r0, asr r8 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ tsteq r0, r8, lsr #29 │ │ │ │ │ sbceq r8, r0, r0, ror r1 │ │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ │ - adcseq sl, pc, r8, ror #3 │ │ │ │ │ + adcseq sl, pc, r0, asr #3 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ tsteq r0, r8, asr #29 │ │ │ │ │ strdeq r2, [pc, -r0] │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ sbceq r8, r3, r0, lsl r7 │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ sbceq r0, r1, r0, lsr #17 │ │ │ │ │ - sbceq r3, r2, r0, ror fp │ │ │ │ │ + smulleq r3, r2, r8, fp │ │ │ │ │ ldrsbteq r2, [r4], r0 │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ addeq r9, r1, r0, ror #4 │ │ │ │ │ tsteq r4, r8, ror r8 │ │ │ │ │ @ instruction: 0x011465d8 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ sbcseq sl, ip, r1, ror #18 │ │ │ │ │ @@ -1688232,40 +1688462,40 @@ │ │ │ │ │ rsbseq r7, r4, r5, lsl #8 │ │ │ │ │ addeq r1, r6, #261120 @ 0x3fc00 │ │ │ │ │ streq r0, [r4], #-0 │ │ │ │ │ @ instruction: 0xff007405 │ │ │ │ │ andeq r8, r2, r0, lsr #12 │ │ │ │ │ blx ff918c72 <_edata@@Base+0xfd6c5c72> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrtcc r3, [r5], #-568 @ 0xfffffdc8 │ │ │ │ │ @ instruction: 0x332d0000 │ │ │ │ │ ldrsbeq pc, [ip], #200 @ 0xc8 @ │ │ │ │ │ eorscc r2, r6, r3, lsr lr │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0x36363432 │ │ │ │ │ sbcseq pc, ip, r4, ror #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strcc r3, [lr, -sp, lsr #2]! │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0x37333734 │ │ │ │ │ ldrmi r3, [r2, #-567]! @ 0xfffffdc9 │ │ │ │ │ ldmdbcs r0!, {r0, r2, r3, r5, r8, r9, ip, sp} │ │ │ │ │ mrccs 13, 1, r2, cr8, cr13, {0} │ │ │ │ │ eorscc r3, r3, #54 @ 0x36 │ │ │ │ │ @ instruction: 0x37373537 │ │ │ │ │ ldmdacc r8!, {r0, r2, r4, r5, r8, ip, sp} │ │ │ │ │ eorscc r3, r2, #1073741837 @ 0x4000000d │ │ │ │ │ teqcc r3, r5, asr #26 │ │ │ │ │ strtcc r1, [sp], #-3369 @ 0xfffff2d7 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ @ instruction: 0x36323334 │ │ │ │ │ ... │ │ │ │ │ vstrcs.16 s7, [r5, #-110] @ 0xffffff92 @ │ │ │ │ │ stcne 1, cr3, [r9, #-204]! @ 0xffffff34 │ │ │ │ │ @ instruction: 0x332e352d │ │ │ │ │ @ instruction: 0x36353339 │ │ │ │ │ ldmdacc r0!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ │ @@ -1688283,15 +1688513,15 @@ │ │ │ │ │ stmdaeq r6, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ cdpcs 13, 3, cr1, cr0, cr6, {0} │ │ │ │ │ ldmdbcc r5!, {r4, r5, ip, sp} │ │ │ │ │ eorscc r3, r9, r2, lsr r7 │ │ │ │ │ @ instruction: 0x37363632 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ ldrheq r6, [r5, -r0] │ │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ andle r7, r1, r0, lsl ip │ │ │ │ │ @@ -1689258,19 +1689488,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmnvc r5, #100, 4 @ 0x40000006 │ │ │ │ │ rsbeq r2, pc, fp, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 354f80 <__stack_chk_guard@@Base+0xc7eb8> │ │ │ │ │ + b 35af4c <__stack_chk_guard@@Base+0xcde84> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 354f90 <__stack_chk_guard@@Base+0xc7ec8> │ │ │ │ │ + b 35af70 <__stack_chk_guard@@Base+0xcdea8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 354f94 <__stack_chk_guard@@Base+0xc7ecc> │ │ │ │ │ + b 35af6c <__stack_chk_guard@@Base+0xcdea4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eorscs r4, sl, lr, ror sp │ │ │ │ │ ldrbvs r7, [r0, #-2149]! @ 0xfffff79b │ │ │ │ │ strbtvs r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ rsbscs r6, r4, r0, lsr #2 │ │ │ │ │ cmnvc r1, #108, 10 @ 0x1b000000 │ │ │ │ │ ldclmi 0, cr2, [lr, #-464]! @ 0xfffffe30 │ │ │ │ │ @@ -1691442,40 +1691672,40 @@ │ │ │ │ │ svcmi 0x0055512d │ │ │ │ │ stmdbeq pc, {r2, r4, r6, r8, sl, lr} @ │ │ │ │ │ svcmi 0x0050242f │ │ │ │ │ stmdapl r5, {r0, r3, r6, r8, r9, ip, lr}^ │ │ │ │ │ svceq 0x00085450 │ │ │ │ │ blx ff91befa <_edata@@Base+0xfd6c8efa> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r1, sl, lsl #8 │ │ │ │ │ svceq 0x00000000 │ │ │ │ │ sbcseq r2, sp, r0, ror #30 │ │ │ │ │ andeq r0, r1, sl, lsl #10 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stcvc 5, cr6, [r0, #-4] │ │ │ │ │ sbcseq r2, sp, ip, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stcvc 13, cr6, [r0, #-4] │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stcvc 6, cr6, [r0, #-4] │ │ │ │ │ @ instruction: 0x01ac1301 │ │ │ │ │ andeq r0, r1, #0 │ │ │ │ │ stcvc 3, cr7, [r0, #-4] │ │ │ │ │ @ instruction: 0x01ac1701 │ │ │ │ │ movweq r0, #4096 @ 0x1000 │ │ │ │ │ rsbseq r7, r4, r1, lsl #8 │ │ │ │ │ ldcge 1, cr0, [fp], {125} @ 0x7d │ │ │ │ │ streq r0, [r0], #-1 │ │ │ │ │ rsbseq r0, r4, r4, lsl #2 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ streq r0, [r0, #-1] │ │ │ │ │ ... │ │ │ │ │ stmdbeq r1, {pc} │ │ │ │ │ andeq r0, r0, r7, lsr #16 │ │ │ │ │ ldmdbeq fp, {r1, r3, r9} │ │ │ │ │ orreq r0, r1, r0 │ │ │ │ │ andseq r6, r1, lr │ │ │ │ │ @@ -1691493,43 +1691723,43 @@ │ │ │ │ │ orreq r0, r5, r0 │ │ │ │ │ andeq r2, r8, r9, lsl #14 │ │ │ │ │ andsvc r1, r0, r0, lsl #20 │ │ │ │ │ strhi r6, [r0], -r1, ror #8 │ │ │ │ │ bicseq r0, r4, r1, lsl #20 │ │ │ │ │ andseq r0, ip, r0 │ │ │ │ │ andeq ip, r1, pc, lsl #18 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff91c032 <_edata@@Base+0xfd6c9032> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ │ strvc r0, [r1], #-0 │ │ │ │ │ smullseq r3, sp, r8, r0 │ │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq sl, r1, r4, lsr #24 │ │ │ │ │ sbcseq r3, sp, r4, lsr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r1, r9, lsr #24 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strle r0, [sl], #-407 @ 0xfffffe69 │ │ │ │ │ streq r0, [r0], #-1 │ │ │ │ │ andeq ip, r4, r2, lsl #14 │ │ │ │ │ bleq e3907c <__bss_end__@@Base+0x73b9cc> │ │ │ │ │ andeq r0, r0, r6, asr #18 │ │ │ │ │ cmnvs r0, r8 │ │ │ │ │ orrseq r0, r9, r4, rrx │ │ │ │ │ andeq sp, r1, sl, lsl #8 │ │ │ │ │ beq dd6090 <__bss_end__@@Base+0x6d89e0> │ │ │ │ │ andeq r0, r0, r1, ror #24 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ tsteq r0, r2, lsl r0 │ │ │ │ │ ... │ │ │ │ │ streq r0, [r4], #-0 │ │ │ │ │ stcls 4, cr7, [r0], {1} │ │ │ │ │ @ instruction: 0x01ac2001 │ │ │ │ │ stmdaeq r5, {} @ │ │ │ │ │ rsbseq r7, r4, r1, lsl #6 │ │ │ │ │ @@ -1691547,15 +1691777,15 @@ │ │ │ │ │ andeq r0, r8, #0 │ │ │ │ │ andeq r0, r0, sp, ror r9 │ │ │ │ │ strle r0, [sl], #-415 @ 0xfffffe61 │ │ │ │ │ stceq 0, cr0, [r0], {1} │ │ │ │ │ andeq fp, r6, r2, lsl #28 │ │ │ │ │ stmdbeq r1, {sp, pc} │ │ │ │ │ andeq r0, r0, fp, lsl r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ cmpeq r2, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ rsbeq lr, pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1694470,40 +1694700,40 @@ │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ strtcs r0, [pc], #-2319 @ dd5f68 <__bss_end__@@Base+0x6d88b8> │ │ │ │ │ ldmdbmi r4, {r0, r1, r2, r3, r6, ip, lr}^ │ │ │ │ │ ldrbmi r4, [sl, #-2381] @ 0xfffff6b3 │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ blx ff91efaa <_edata@@Base+0xfd6cbfaa> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cdpcs 13, 3, cr1, cr0, cr10, {1} │ │ │ │ │ strcs r0, [pc], #-0 @ dd5fbc <__bss_end__@@Base+0x6d890c> │ │ │ │ │ sbcseq r6, sp, r0, lsl r0 │ │ │ │ │ eorpl r5, sp, r3, asr r4 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldclmi 15, cr4, [r2, #-312] @ 0xfffffec8 │ │ │ │ │ sbcseq r6, sp, ip, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stclcs 14, cr4, [r7, #-316] @ 0xfffffec4 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ stmdaeq lr, {r1, r2, r4, r6, r9, sl, ip, lr} │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ strbpl r5, [pc], #-1361 @ dd5ff4 <__bss_end__@@Base+0x6d8944> │ │ │ │ │ stccs 15, cr0, [r4], {69} @ 0x45 │ │ │ │ │ strbpl r5, [r5], #-838 @ 0xfffffcba │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ stmdaeq r9, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strne r0, [r1, #-783]! @ 0xfffffcf1 │ │ │ │ │ ... │ │ │ │ │ svcmi 0x0055512d │ │ │ │ │ ldmdaeq r0!, {r2, r4, r6, r8, sl, lr} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ svccs 0x00040f06 │ │ │ │ │ @@ -1694521,15 +1694751,15 @@ │ │ │ │ │ subpl r4, r9, #49283072 @ 0x2f00000 │ │ │ │ │ eoreq r5, r4, #1392508928 @ 0x53000000 │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ stmdbeq sl, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ bcs 19164e0 <__bss_end__@@Base+0x1218e30> │ │ │ │ │ eorcc r3, lr, sp, lsl r0 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ tsteq r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ strdle lr, [r0], -ip │ │ │ │ │ @@ -1695568,17 +1695798,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbvs r6, [r9, #-356]! @ 0xfffffe9c │ │ │ │ │ andeq r6, r0, lr, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 35b3e8 <__stack_chk_guard@@Base+0xce320> │ │ │ │ │ + b 3613d0 <__stack_chk_guard@@Base+0xd4308> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 35b3f4 <__stack_chk_guard@@Base+0xce32c> │ │ │ │ │ + b 3613dc <__stack_chk_guard@@Base+0xd4314> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbcc r7!, {r0, r1, r2, r6, r8, ip, sp} │ │ │ │ │ sbcseq r3, sp, r4, lsr r7 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ @ instruction: 0x36313253 │ │ │ │ │ andeq r3, r0, r8, lsr r7 │ │ │ │ │ @@ -1698699,40 +1698929,40 @@ │ │ │ │ │ andcs ip, r1, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ │ movwvc r0, #6149 @ 0x1805 │ │ │ │ │ biceq r0, fp, r4, ror r0 │ │ │ │ │ andeq r8, r2, r4, lsr #12 │ │ │ │ │ blx ff9232c2 <_edata@@Base+0xfd6d02c2> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ │ strcs r0, [r9, -r0] │ │ │ │ │ sbcseq sl, sp, r8, lsr #6 │ │ │ │ │ andeq r8, r4, r2, lsl #26 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0x01ad020c │ │ │ │ │ sbcseq sl, sp, r4, lsr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ movwgt r1, #8192 @ 0x2000 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andseq r0, r4, r0 │ │ │ │ │ andeq r0, r8, sp, lsl #10 │ │ │ │ │ cmpeq pc, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r1, asr #27 │ │ │ │ │ andpl r6, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01ac0b01 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andpl r6, r0, r1, lsl #26 │ │ │ │ │ @ instruction: 0x01ac0f01 │ │ │ │ │ mrseq r0, (UNDEF: 1) │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ @ instruction: 0x01ac1301 │ │ │ │ │ ... │ │ │ │ │ stmdbcs r1, {ip, lr} │ │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ │ smladne r2, r0, r0, r1 │ │ │ │ │ tstpl r0, ip │ │ │ │ │ bicseq r0, r4, r1, lsl #20 │ │ │ │ │ @@ -1698750,15 +1698980,15 @@ │ │ │ │ │ strpl r0, [r0, #-9] │ │ │ │ │ adceq r0, sp, r1, lsl #14 │ │ │ │ │ andseq r0, r0, #0 │ │ │ │ │ andeq r0, r0, r3, lsl #15 │ │ │ │ │ stcge 1, cr0, [r7, #-344] @ 0xfffffea8 │ │ │ │ │ strne r0, [r0], #-0 │ │ │ │ │ streq r1, [r0, -r0]! │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ addseq r1, ip, r0, ror #9 │ │ │ │ │ cmpeq r5, r0, lsr #9 │ │ │ │ │ cmpeq r5, r0, lsr #26 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1701987,40 +1702217,40 @@ │ │ │ │ │ andeq r0, pc, #1277952 @ 0x138000 │ │ │ │ │ stmdaeq r6, {r0, r2, r3, r5, r8, fp, lr}^ │ │ │ │ │ cdpmi 3, 2, cr0, cr13, cr15, {0} │ │ │ │ │ svceq 0x0008544f │ │ │ │ │ svcmi 0x00422d06 │ │ │ │ │ blx ff926722 <_edata@@Base+0xfd6d3722> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strle r0, [sl], #-407 @ 0xfffffe69 │ │ │ │ │ streq r0, [r0], #-0 │ │ │ │ │ sbcseq sp, sp, r8, lsl #15 │ │ │ │ │ bleq e4373c <__bss_end__@@Base+0x74608c> │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ orrseq r0, r9, r4, rrx │ │ │ │ │ smullseq sp, sp, r4, r7 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ muleq r0, r1, ip │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ orrseq r0, ip, r5, rrx │ │ │ │ │ andeq sl, r1, fp, lsl #24 │ │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ │ orrseq r0, ip, sp, rrx │ │ │ │ │ andeq sl, r1, pc, lsl #24 │ │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ │ orrseq r0, ip, r6, rrx │ │ │ │ │ andeq sl, r1, r3, lsl ip │ │ │ │ │ mrseq r0, (UNDEF: 18) │ │ │ │ │ orrseq r0, ip, r3, ror r0 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ mrseq r0, (UNDEF: 19) │ │ │ │ │ ... │ │ │ │ │ andeq r5, r0, r9, lsl #26 │ │ │ │ │ strvc r0, [r2], -r0, lsl #8 │ │ │ │ │ cdpls 0, 0, cr0, cr0, cr9, {0} │ │ │ │ │ bicseq r0, r4, r1, lsl #20 │ │ │ │ │ andeq r0, r8, #0 │ │ │ │ │ @@ -1702038,15 +1702268,15 @@ │ │ │ │ │ stcge 1, cr0, [fp], {162} @ 0xa2 │ │ │ │ │ streq r0, [r0], -r1 │ │ │ │ │ smlaltbeq r2, r7, r4, r0 │ │ │ │ │ @ instruction: 0x01a30000 │ │ │ │ │ andeq sl, r1, fp, lsl #24 │ │ │ │ │ adccs r0, sl, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r5, lsr #21 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r3, r0, lsl #31 │ │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, fp │ │ │ │ │ strdle r5, [r1], -r4 │ │ │ │ │ @@ -1703701,19 +1703931,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ rsbvc r6, r9, #-1610612729 @ 0xa0000007 │ │ │ │ │ rsbeq r2, pc, r9, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 36350c <__stack_chk_guard@@Base+0xd6444> │ │ │ │ │ + b 369504 <__stack_chk_guard@@Base+0xdc43c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 363510 <__stack_chk_guard@@Base+0xd6448> │ │ │ │ │ + b 369508 <__stack_chk_guard@@Base+0xdc440> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 363514 <__stack_chk_guard@@Base+0xd644c> │ │ │ │ │ + b 369504 <__stack_chk_guard@@Base+0xdc43c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ muleq r0, r8, r2 │ │ │ │ │ ldrsbeq ip, [fp], #112 @ 0x70 │ │ │ │ │ ldrbmi r4, [r4, #-1356] @ 0xfffffab4 │ │ │ │ │ mcrmi 7, 2, r4, cr5, cr15, {2} │ │ │ │ │ mcrrmi 2, 4, r5, r1, cr5 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ @@ -1705757,40 +1705987,40 @@ │ │ │ │ │ movtpl r4, #6476 @ 0x194c │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ strbpl r5, [pc], #-1361 @ de1234 <__bss_end__@@Base+0x6e3b84> │ │ │ │ │ svccs 0x001c0f45 │ │ │ │ │ strbpl r4, [r5], #-548 @ 0xfffffddc │ │ │ │ │ blx ff92a272 <_edata@@Base+0xfd6d7272> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r0, [r6], -r0 │ │ │ │ │ ldrsbeq r1, [lr], #40 @ 0x28 │ │ │ │ │ stcne 13, cr2, [sl, #-4]! │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldrbpl r4, [r3], #-325 @ 0xfffffebb │ │ │ │ │ sbcseq r1, lr, r4, ror #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x00092b0e │ │ │ │ │ stcne 13, cr2, [sl, #-4]! │ │ │ │ │ ldmdbcs r0!, {r4, r5, r9, sl, fp, sp} │ │ │ │ │ stcmi 4, cr2, [sp], #-60 @ 0xffffffc4 │ │ │ │ │ ldrbpl r4, [r3], #-325 @ 0xfffffebb │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ ... │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ mcrrmi 13, 5, r4, r1, cr2 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ @@ -1705808,43 +1706038,43 @@ │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ mcrrmi 13, 5, r4, r1, cr2 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff92a3aa <_edata@@Base+0xfd6d73aa> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stcne 13, cr2, [sl, #-4]! │ │ │ │ │ ldmdbcs r0!, {} @ │ │ │ │ │ sbcseq r1, lr, r0, lsl r4 │ │ │ │ │ ldrbpl r4, [r3], #-325 @ 0xfffffebb │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ sbcseq r1, lr, ip, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x0009300e │ │ │ │ │ stcne 13, cr2, [sl, #-4]! │ │ │ │ │ ldmdbcs r0!, {r4, r5, r9, sl, fp, sp} │ │ │ │ │ stcmi 4, cr2, [sp], #-60 @ 0xffffffc4 │ │ │ │ │ ldrbpl r4, [r3], #-325 @ 0xfffffebb │ │ │ │ │ movtpl r5, #61485 @ 0xf02d │ │ │ │ │ strbpl r5, [r9], -r9, asr #8 │ │ │ │ │ svcmi 0x004e2d45 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ ... │ │ │ │ │ strbmi r5, [r5], #-2633 @ 0xfffff5b7 │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ @@ -1705862,15 +1706092,15 @@ │ │ │ │ │ cdpmi 12, 4, cr4, cr15, cr13, {1} │ │ │ │ │ mcrrmi 13, 4, r2, r6, cr7 │ │ │ │ │ ldmdbeq r4, {r0, r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ svceq 0x0009330e │ │ │ │ │ stcne 13, cr2, [sl, #-4]! │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x011eb098 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ andle ip, r0, ip, lsl #2 │ │ │ │ │ @@ -1708931,15 +1709161,15 @@ │ │ │ │ │ @ instruction: 0xf000e781 │ │ │ │ │ svclt 0x0000f8cf │ │ │ │ │ eoreq sp, r8, r8, asr #1 │ │ │ │ │ addsmi pc, r8, r4, asr #4 │ │ │ │ │ sbcseq pc, lr, r0, asr #5 │ │ │ │ │ ldmdblt sl, {ip, sp, lr, pc} │ │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ │ - strdeq r6, [r0], #8 │ │ │ │ │ + ldrdeq r6, [r0], #0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ addeq sl, r1, r0, lsr #7 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ tsteq r0, r8, lsl #27 │ │ │ │ │ @@ -1709343,15 +1709573,15 @@ │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ andcc pc, r4, r4, asr #12 │ │ │ │ │ sbcseq pc, lr, r0, asr #5 │ │ │ │ │ ldmdalt r4, {ip, sp, lr, pc}^ │ │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ │ - sbceq r7, r2, r0, lsr #22 │ │ │ │ │ + strdeq r7, [r2], #168 @ 0xa8 │ │ │ │ │ adcseq sl, ip, r0, lsl r2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ strdeq r1, [r0], #168 @ 0xa8 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ adcseq sl, ip, r8, lsr #16 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ strdeq sl, [r0], #168 @ 0xa8 │ │ │ │ │ @@ -1712842,40 +1713072,40 @@ │ │ │ │ │ subpl r4, r1, #36, 28 @ 0x240 │ │ │ │ │ svccs 0x00050f59 │ │ │ │ │ ldmdbpl r2, {r1, r2, r3, r6, r8, lr}^ │ │ │ │ │ svccs 0x000b0f31 │ │ │ │ │ ldrbmi r4, [r0, #-3882] @ 0xfffff0d6 │ │ │ │ │ blx ff9311ea <_edata@@Base+0xfd6de1ea> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ │ ldmeq lr, {} @ │ │ │ │ │ sbcseq r8, lr, r0, asr r2 │ │ │ │ │ andeq r1, r8, sl, lsl #12 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ bicseq r0, r4, r1, lsl #20 │ │ │ │ │ sbcseq r8, lr, ip, asr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strle r0, [sl], #-453 @ 0xfffffe3b │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ streq ip, [r1, -r0, lsl #12] │ │ │ │ │ andeq r0, r0, sp, lsr #1 │ │ │ │ │ ldceq 2, cr0, [r0], {20} │ │ │ │ │ biceq r0, r7, r0 │ │ │ │ │ andeq r4, r9, fp, lsl #12 │ │ │ │ │ andvc r1, pc, r0, lsl #16 │ │ │ │ │ stmdagt r0, {r0, r5, r6, sl, sp, lr} │ │ │ │ │ bicseq r0, r4, r1, lsl #20 │ │ │ │ │ andseq r0, ip, r0 │ │ │ │ │ andeq r5, r8, r8, lsl #6 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ldrdeq r1, [r0], -r9 │ │ │ │ │ ... │ │ │ │ │ streq r0, [r0], #-1 │ │ │ │ │ rsbseq r0, r4, r4, lsl #2 │ │ │ │ │ stcge 1, cr0, [r0], #-812 @ 0xfffffcd4 │ │ │ │ │ streq r0, [r0, #-1] │ │ │ │ │ ldrbtvc r0, [r3], #-264 @ 0xfffffef8 │ │ │ │ │ @@ -1712893,15 +1713123,15 @@ │ │ │ │ │ stmdaeq r0, {r1, r2, r4} │ │ │ │ │ andeq sl, r9, r2, lsl #30 │ │ │ │ │ beq e5bad8 <__bss_end__@@Base+0x75e428> │ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ │ biceq r0, pc, r0 │ │ │ │ │ andeq sl, r0, r7, lsl #26 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ smlatteq lr, r8, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ ldrdle r3, [r1], -ip │ │ │ │ │ @@ -1713643,17 +1713873,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ ldrbtvs r6, [r2], -r4, ror #10 │ │ │ │ │ rsbeq r2, pc, r3, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 36d190 <__stack_chk_guard@@Base+0xe00c8> │ │ │ │ │ + b 37319c <__stack_chk_guard@@Base+0xe60d4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 36d19c <__stack_chk_guard@@Base+0xe00d4> │ │ │ │ │ + b 3731ac <__stack_chk_guard@@Base+0xe60e4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbvc r6, [r4, #-1362]! @ 0xfffffaae │ │ │ │ │ rsbscs r6, r3, r2, ror lr │ │ │ │ │ stclcs 15, cr6, [lr, #-440]! @ 0xfffffe48 │ │ │ │ │ subcs r4, ip, lr, asr #18 │ │ │ │ │ stmdapl r0!, {r0, r3, r5, r6, r9, sl, sp, lr} │ │ │ │ │ rsbscs r6, r3, r0, lsr #18 │ │ │ │ │ @@ -1714867,15 +1715097,15 @@ │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, asr #3 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ strheq sl, [r1], #112 @ 0x70 │ │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ │ @ instruction: 0x01194b90 │ │ │ │ │ sbceq sp, r2, r8, ror #28 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ │ tsteq r4, r8, ror #3 │ │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ │ @ instruction: 0x01194c98 │ │ │ │ │ tsteq r6, r0, ror r8 │ │ │ │ │ @@ -1715488,15 +1715718,15 @@ │ │ │ │ │ @ instruction: 0xf104bfc8 │ │ │ │ │ @ instruction: 0xf73f4680 │ │ │ │ │ ldrb sl, [r7, #-3367] @ 0xfffff2d9 │ │ │ │ │ @ instruction: 0xf0004801 │ │ │ │ │ svclt 0x0000b8ad │ │ │ │ │ sbcseq sl, lr, r4, ror fp │ │ │ │ │ sbcseq sl, lr, r9, asr r3 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x011a7e90 │ │ │ │ │ tsteq sl, r8, lsr #29 │ │ │ │ │ smlaltbeq lr, r0, r0, r8 │ │ │ │ │ smlalbteq lr, r0, r8, r8 │ │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ │ @@ -1719198,40 +1719428,40 @@ │ │ │ │ │ stmdbeq r0, {r0, r5, r6, sl, sp, lr} │ │ │ │ │ adcseq r0, r5, #4096 @ 0x1000 │ │ │ │ │ eoreq r0, r4, r0 │ │ │ │ │ andeq pc, r8, r9, asr #14 │ │ │ │ │ movwne r1, #1792 @ 0x700 │ │ │ │ │ blx ff93774a <_edata@@Base+0xfd6e474a> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andseq r9, fp, r0, lsl #22 │ │ │ │ │ stc 0, cr0, [lr], {-0} │ │ │ │ │ ldrheq lr, [lr], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ sbceq r0, r2, r0, lsl #28 │ │ │ │ │ ldrheq lr, [lr], #124 @ 0x7c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, lr, lsl #16 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ tsteq r0, r4 │ │ │ │ │ stc2 4, cr0, [r6], {27} │ │ │ │ │ stceq 0, cr0, [r0], {-0} │ │ │ │ │ mrseq r0, (UNDEF: 0) │ │ │ │ │ mulseq sp, ip, sp │ │ │ │ │ tsteq r2, r0, lsl #20 │ │ │ │ │ blne a6e7a0 <__bss_end__@@Base+0x3710f0> │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ streq r0, [r3], #-1360 @ 0xfffffab0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strpl r0, [r1, #-0] │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, fp, ror #22 │ │ │ │ │ movweq r0, #3330 @ 0xd02 │ │ │ │ │ @ instruction: 0x01213a0e │ │ │ │ │ bleq 1c2fce8 <__bss_end__@@Base+0x1532638> │ │ │ │ │ bleq 1bf3524 <__bss_end__@@Base+0x14f5e74> │ │ │ │ │ @@ -1719249,15 +1719479,15 @@ │ │ │ │ │ @ instruction: 0x01213a0b │ │ │ │ │ teqcs r9, fp, lsr r5 │ │ │ │ │ andseq r0, r3, r8, lsl #2 │ │ │ │ │ andeq r0, sp, r0, lsl #12 │ │ │ │ │ teqcs sl, r3, lsl #28 │ │ │ │ │ stmdbcc fp, {r0, r8, r9, fp, ip, sp} │ │ │ │ │ ldmdacc r3, {r0, r1, r3, r8, fp, lr} │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq pc, r0, lsr r2 @ │ │ │ │ │ rscseq r8, sl, r8, asr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, pc │ │ │ │ │ andle r4, r5, r0, lsl #16 │ │ │ │ │ @@ -1720226,19 +1720456,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cdpcs 5, 3, cr6, cr1, cr4, {3} │ │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 373a80 <__stack_chk_guard@@Base+0xe69b8> │ │ │ │ │ + b 379aa0 <__stack_chk_guard@@Base+0xec9d8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 373a84 <__stack_chk_guard@@Base+0xe69bc> │ │ │ │ │ + b 379a9c <__stack_chk_guard@@Base+0xec9d4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 373a90 <__stack_chk_guard@@Base+0xe69c8> │ │ │ │ │ + b 379aac <__stack_chk_guard@@Base+0xec9e4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ muleq r0, r8, r2 │ │ │ │ │ sbcseq pc, sp, r8, lsr r2 @ │ │ │ │ │ strbpl r4, [sl, #-3663] @ 0xfffff1b1 │ │ │ │ │ ldrbmi r4, [r4, #-327] @ 0xfffffeb9 │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ @@ -1722282,40 +1722512,40 @@ │ │ │ │ │ svceq 0x00094e47 │ │ │ │ │ ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ streq r0, [pc, #-2159] @ df0f31 <__bss_end__@@Base+0x6f3881> │ │ │ │ │ svcmi 0x0055512d │ │ │ │ │ blx ff93a7da <_edata@@Base+0xfd6e77da> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subseq r0, r0, #0 │ │ │ │ │ andeq r0, r9, r0 │ │ │ │ │ sbcseq r1, pc, r0, asr #16 │ │ │ │ │ subseq r0, r1, #0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ blne fee31800 <_edata@@Base+0xfcbde800> │ │ │ │ │ sbcseq r1, pc, ip, asr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbpl r3, [r6], -r0 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ streq r0, [r3], #-1280 @ 0xfffffb00 │ │ │ │ │ strne r0, [r0], -r0 │ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ │ stmdaeq fp, {r0, r1, r3, r8, r9, sl, fp} │ │ │ │ │ movweq r0, #20480 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r8, r8, r6, lsl r8 │ │ │ │ │ ldmdble r2, {r8, sl, fp} │ │ │ │ │ streq r0, [r0, #-22] @ 0xffffffea │ │ │ │ │ andeq r2, r0, r3, lsl #16 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ svceq 0x000f0000 │ │ │ │ │ ... │ │ │ │ │ blne 4f4480 <__stack_chk_guard@@Base+0x2673b8> │ │ │ │ │ strge r0, [fp], -r0 │ │ │ │ │ bleq df1888 <__bss_end__@@Base+0x6f41d8> │ │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ │ andeq r5, r0, fp, lsl #2 │ │ │ │ │ @@ -1722333,43 +1722563,43 @@ │ │ │ │ │ andeq r1, r2, r1, lsr lr │ │ │ │ │ adceq r0, lr, #0, 2 │ │ │ │ │ andeq ip, r1, r8, lsl #18 │ │ │ │ │ strbeq r1, [r6, #-3328] @ 0xfffff300 │ │ │ │ │ adcseq r0, r1, #0 │ │ │ │ │ andeq r1, r0, r2, asr ip │ │ │ │ │ andeq r3, r9, fp, lsl #22 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff93a912 <_edata@@Base+0xfd6e7912> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldcvc 0, cr0, [r3], #-0 │ │ │ │ │ mrseq r0, (UNDEF: 0) │ │ │ │ │ sbcseq r1, pc, r8, ror r9 @ │ │ │ │ │ cdpeq 0, 0, cr0, cr0, cr1, {0} │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ eorseq r5, r1, lr, lsl #12 │ │ │ │ │ sbcseq r1, pc, r4, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strne r0, [r0, -r0] │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ teqpl ip, r8, ror #8 │ │ │ │ │ andeq r0, r0, #0 │ │ │ │ │ bls 1449b9c <__bss_end__@@Base+0xd4c4ec> │ │ │ │ │ tst r0, r1 │ │ │ │ │ @ instruction: 0xf800001b │ │ │ │ │ stceq 0, cr0, [r0], {28} │ │ │ │ │ movweq r5, #20737 @ 0x5101 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ cmpeq r2, ip, lsl #2 │ │ │ │ │ movwpl r0, #7218 @ 0x1c32 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ rsbseq r0, sp, ip, lsl #4 │ │ │ │ │ ... │ │ │ │ │ tsteq r0, ip, asr #2 │ │ │ │ │ andeq r0, sp, lr, lsl r4 │ │ │ │ │ andvs r0, r0, r0 │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ mulseq lr, ip, r7 │ │ │ │ │ @@ -1722387,15 +1722617,15 @@ │ │ │ │ │ strteq r0, [r0], #-53 @ 0xffffffcb │ │ │ │ │ andeq ip, r1, r1, lsr #18 │ │ │ │ │ ldrbpl r1, [r4], #-0 │ │ │ │ │ strteq r0, [sl], #-76 @ 0xffffffb4 │ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ │ eorseq r5, r3, r0, lsl r4 │ │ │ │ │ sbcseq r0, r0, sl, lsr r4 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ tsteq r6, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r1, lsr #32 │ │ │ │ │ andle r0, r5, ip, ror #6 │ │ │ │ │ @@ -1727892,15 +1728122,15 @@ │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ strbpl r5, [pc], #-1361 @ df7004 <__bss_end__@@Base+0x6f9954> │ │ │ │ │ andeq r0, r0, r5, asr #18 │ │ │ │ │ bcs 19b8848 <__bss_end__@@Base+0x12bb198> │ │ │ │ │ strbpl r4, [pc], #-3922 @ df7010 <__bss_end__@@Base+0x6f9960> │ │ │ │ │ svceq 0x00060253 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ - rsceq r1, r4, r8, asr #5 │ │ │ │ │ + sbcseq r3, r2, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ andle sp, ip, r8, ror #9 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1728356,15 +1728586,15 @@ │ │ │ │ │ strbvs r2, [lr, #-3438]! @ 0xfffff292 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs r0!, {r1, r2, r4, r5, r6, r8, sl, sp, lr} │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ sbcseq r7, pc, r5, ror #4 │ │ │ │ │ stmdbvc r0!, {r3, r4, r5, r6, sl, fp, sp} │ │ │ │ │ svcvs 0x0073202c │ │ │ │ │ - @ instruction: 0xf764696c │ │ │ │ │ + strbtlt r6, [r4], -ip, ror #18 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldrbvs r2, [r2, #-97]! @ 0xffffff9f │ │ │ │ │ cdpvs 12, 2, cr6, cr0, cr1, {3} │ │ │ │ │ strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ stceq 5, cr4, [r8, #-456] @ 0xfffffe38 │ │ │ │ │ svcvs 0x00632061 │ │ │ │ │ rsbseq r6, r2, ip, ror #30 │ │ │ │ │ @@ -1729895,15 +1730125,15 @@ │ │ │ │ │ tsteq ip, r0, lsr r7 │ │ │ │ │ adcseq r2, r4, r8, lsl #30 │ │ │ │ │ strheq sp, [r2], #72 @ 0x48 │ │ │ │ │ sbceq r7, r1, r8, ror #3 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ - sbceq r7, r1, r8, ror #18 │ │ │ │ │ + smulleq r7, r1, r0, r9 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ sbceq r2, r1, r8, asr #7 │ │ │ │ │ sbceq r3, r0, r0, lsr sl │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ @@ -1730101,21 +1730331,21 @@ │ │ │ │ │ @ instruction: 0x6320342e │ │ │ │ │ @ instruction: 0x31202c6d │ │ │ │ │ eorscs r2, r3, r2, lsr lr │ │ │ │ │ strtvs r6, [r0], -r3, ror #26 │ │ │ │ │ rsbscs r6, r4, pc, ror #28 │ │ │ │ │ ldrtcc r2, [r2], #-3106 @ 0xfffff3de │ │ │ │ │ cmnvs lr, r2, lsr #32 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ ldrbpl r4, [r0], #-2882 @ 0xfffff4be │ │ │ │ │ sbcseq sl, r3, sp, lsr #8 │ │ │ │ │ ldrbpl r4, [r5], #-3876 @ 0xfffff0dc │ │ │ │ │ strbpl r5, [r9], -r1, asr #8 │ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ ldrbpl r4, [r9], #-340 @ 0xfffffeac │ │ │ │ │ strbpl r5, [r1], #-591 @ 0xfffffdb1 │ │ │ │ │ @@ -1731500,21 +1731730,21 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ ldrbvs r7, [r0, #-868]! @ 0xfffffc9c │ │ │ │ │ svcvs 0x002e636e │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 37eb70 <__stack_chk_guard@@Base+0xf1aa8> │ │ │ │ │ + b 384b90 <__stack_chk_guard@@Base+0xf7ac8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 37eb80 <__stack_chk_guard@@Base+0xf1ab8> │ │ │ │ │ + b 384bac <__stack_chk_guard@@Base+0xf7ae4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 37eb84 <__stack_chk_guard@@Base+0xf1abc> │ │ │ │ │ + b 384bac <__stack_chk_guard@@Base+0xf7ae4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 37eb8c <__stack_chk_guard@@Base+0xf1ac4> │ │ │ │ │ + b 384bb4 <__stack_chk_guard@@Base+0xf7aec> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ ldrtcc r3, [r1], #-851 @ 0xfffffcad │ │ │ │ │ subpl r3, pc, r6, lsr r2 @ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ sbcseq r1, r2, r0, lsr r8 │ │ │ │ │ @@ -1735479,1118 +1735709,1120 @@ │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ rsbscs r6, r2, r3, ror pc │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ + strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ + rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ + ldmdbvs r4!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + stccs 14, cr6, [r5, #-444] @ 0xfffffe44 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe500 <__bss_end__@@Base+0x700e50> │ │ │ │ │ - stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe510 <__bss_end__@@Base+0x700e60> │ │ │ │ │ + @ instruction: 0x56544533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - ldrbtvc r6, [r3], #-3947 @ 0xfffff095 │ │ │ │ │ - sbcseq r6, ip, fp, ror #2 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe540 <__bss_end__@@Base+0x700e90> │ │ │ │ │ - stcleq 4, cr5, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe548 <__bss_end__@@Base+0x700e98> │ │ │ │ │ + rsbcs r6, r5, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stccs 3, cr7, [r5, #-404] @ 0xfffffe6c │ │ │ │ │ cmnvs r8, #7296 @ 0x1c80 │ │ │ │ │ rsbseq r6, r2, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe580 <__bss_end__@@Base+0x700ed0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe588 <__bss_end__@@Base+0x700ed8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + strbtpl r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe5d0 <__bss_end__@@Base+0x700f20> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe5d8 <__bss_end__@@Base+0x700f28> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - strbpl r5, [pc], #-1361 @ dfe7ac <__bss_end__@@Base+0x7010fc> │ │ │ │ │ + stclvs 12, cr6, [r5], #-392 @ 0xfffffe78 │ │ │ │ │ + ldmdavs r2!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvc r5, #25344 @ 0x6300 │ │ │ │ │ @ instruction: 0x67697073 │ │ │ │ │ ldrbvs r6, [r2, #-3950]! @ 0xfffff092 │ │ │ │ │ - svcvs 0x00627563 │ │ │ │ │ + svcvs 0x00726465 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe610 <__bss_end__@@Base+0x700f60> │ │ │ │ │ - mcrmi 0, 3, r7, cr8, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe618 <__bss_end__@@Base+0x700f68> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - stclcs 3, cr7, [pc, #-456]! @ dfe610 <__bss_end__@@Base+0x700f60> │ │ │ │ │ - svceq 0x00080033 │ │ │ │ │ + cmnvs lr, #-939524095 @ 0xc8000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r4, r3, ror r3 │ │ │ │ │ rsbseq r7, r3, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe638 <__bss_end__@@Base+0x700f88> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe640 <__bss_end__@@Base+0x700f90> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - cdpvs 14, 7, cr6, cr4, cr5, {3} │ │ │ │ │ + cmnvs r4, r5, ror #28 │ │ │ │ │ subsvc r7, pc, r9, ror #6 │ │ │ │ │ cmnvs lr, ip, ror #2 │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r2, ror pc │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe688 <__bss_end__@@Base+0x700fd8> │ │ │ │ │ - strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe690 <__bss_end__@@Base+0x700fe0> │ │ │ │ │ + svcpl 0x00656333 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r9, #1845493760 @ 0x6e000000 │ │ │ │ │ stccc 3, cr7, [r0], #-428 @ 0xfffffe54 │ │ │ │ │ - rsbvs r3, r1, #784 @ 0x310 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r3, r2, r1, lsr lr │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe6d0 <__bss_end__@@Base+0x701020> │ │ │ │ │ - sbcseq r7, ip, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe6d8 <__bss_end__@@Base+0x701028> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs sp, #1680 @ 0x690 │ │ │ │ │ sbcseq r7, ip, r1, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe708 <__bss_end__@@Base+0x701058> │ │ │ │ │ - streq r0, [pc, #-2098] @ dfe092 <__bss_end__@@Base+0x7009e2> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe710 <__bss_end__@@Base+0x701060> │ │ │ │ │ + sbcseq r7, ip, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvs r4, #6750208 @ 0x670000 │ │ │ │ │ + rsbscs r6, r4, r7, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe750 <__bss_end__@@Base+0x7010a0> │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r4, r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe758 <__bss_end__@@Base+0x7010a8> │ │ │ │ │ + svceq 0x00084733 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcpl 0x00747368 │ │ │ │ │ - ldrbpl r2, [r1, #-3444] @ 0xfffff28c │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x00727473 │ │ │ │ │ cmpvs pc, #28835840 @ 0x1b80000 │ │ │ │ │ svcvs 0x00706d6f │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ - cmnvs lr, #460 @ 0x1cc │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + @ instruction: 0x53206c73 │ │ │ │ │ + strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe7a0 <__bss_end__@@Base+0x7010f0> │ │ │ │ │ - eorpl r7, r0, #855638016 @ 0x33000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe7a8 <__bss_end__@@Base+0x7010f8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ dfe988 <__bss_end__@@Base+0x7012d8> │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ dfe7e8 <__bss_end__@@Base+0x701138> │ │ │ │ │ + smmlarmi r2, r1, r1, r4 │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ dfe990 <__bss_end__@@Base+0x7012e0> │ │ │ │ │ sbcseq r6, ip, r2, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe7e0 <__bss_end__@@Base+0x701130> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe7e8 <__bss_end__@@Base+0x701138> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dfe9bc <__bss_end__@@Base+0x70130c> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dfe9c4 <__bss_end__@@Base+0x701314> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - ldrbmi r7, [r3, #-1128]! @ 0xfffffb98 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvc r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsbseq r6, r2, r6, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe820 <__bss_end__@@Base+0x701170> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe828 <__bss_end__@@Base+0x701178> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - rsbeq r7, r5, r1, ror #6 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r7, r5, #-738197503 @ 0xd4000001 │ │ │ │ │ ldrbvc r6, [r4, #-1395]! @ 0xfffffa8d │ │ │ │ │ cmnvc r4, #1802240 @ 0x1b8000 │ │ │ │ │ - stccs 15, cr0, [sp], {51} @ 0x33 │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe868 <__bss_end__@@Base+0x7011b8> │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe870 <__bss_end__@@Base+0x7011c0> │ │ │ │ │ + andne r4, pc, r3, lsr r5 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ strbvs r6, [r8, #-863]! @ 0xfffffca1 │ │ │ │ │ - rsbsvs r6, r0, #101376 @ 0x18c00 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r0, r3, ror #22 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe8b0 <__bss_end__@@Base+0x701200> │ │ │ │ │ - @ instruction: 0x676e6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe8b8 <__bss_end__@@Base+0x701208> │ │ │ │ │ + ldrbvs r7, [pc], #-2098 @ dfea74 <__bss_end__@@Base+0x7013c4> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs lr, r9, ror #30 │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r1, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe8f8 <__bss_end__@@Base+0x701248> │ │ │ │ │ - @ instruction: 0x160f4533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe900 <__bss_end__@@Base+0x701250> │ │ │ │ │ + rsbvs r7, sp, #213909504 @ 0xcc00000 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2859c40 <_edata@@Base+0x606c40> │ │ │ │ │ + bvc 2859c48 <_edata@@Base+0x606c48> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + movweq r4, #64340 @ 0xfb54 │ │ │ │ │ ldmdavs r4!, {r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r6, [r5], -r3, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe928 <__bss_end__@@Base+0x701278> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe930 <__bss_end__@@Base+0x701280> │ │ │ │ │ + svceq 0x00456531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ sbcseq r6, ip, r4, ror r6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe968 <__bss_end__@@Base+0x7012b8> │ │ │ │ │ - @ instruction: 0x676f7233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe970 <__bss_end__@@Base+0x7012c0> │ │ │ │ │ + @ instruction: 0x776f6c33 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - svceq 0x00747570 │ │ │ │ │ + ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ - ldrbvs r6, [pc], #-3439 @ dfeb44 <__bss_end__@@Base+0x701494> │ │ │ │ │ + ldrbvs r6, [pc], #-3439 @ dfeb4c <__bss_end__@@Base+0x70149c> │ │ │ │ │ cmnvs r2, r9, ror #14 │ │ │ │ │ - @ instruction: 0x56546870 │ │ │ │ │ + mcrvs 8, 3, r6, cr15, cr0, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe9a0 <__bss_end__@@Base+0x7012f0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe9a8 <__bss_end__@@Base+0x7012f8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ dfe9e8 <__bss_end__@@Base+0x701338> │ │ │ │ │ + cmpmi pc, r3, lsr fp @ │ │ │ │ │ stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfe9e0 <__bss_end__@@Base+0x701330> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfe9e8 <__bss_end__@@Base+0x701338> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ dfe656 <__bss_end__@@Base+0x700fa6> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ dfe65e <__bss_end__@@Base+0x700fae> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ - ldrbvc r6, [pc, #-1396] @ dfe66c <__bss_end__@@Base+0x700fbc> │ │ │ │ │ + ldrbvc r6, [pc, #-1396] @ dfe674 <__bss_end__@@Base+0x700fc4> │ │ │ │ │ cmnvs r4, lr, ror #18 │ │ │ │ │ - rsbcs r7, r5, r9, ror #4 │ │ │ │ │ - cmnvc lr, #268 @ 0x10c │ │ │ │ │ + strbtvc r7, [r5], #-617 @ 0xfffffd97 │ │ │ │ │ + strbvs r0, [ip, #-1395]! @ 0xfffffa8d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfea40 <__bss_end__@@Base+0x701390> │ │ │ │ │ - sbcseq r7, ip, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfea48 <__bss_end__@@Base+0x701398> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + rsbsvc r7, r4, #-1811939327 @ 0x94000001 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ - cmnvc r5, #99614720 @ 0x5f00000 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + mcrvs 6, 3, r6, cr9, cr15, {2} │ │ │ │ │ + rsbscs r6, r2, r5, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfea88 <__bss_end__@@Base+0x7013d8> │ │ │ │ │ - mcrcs 2, 3, r7, cr1, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfea90 <__bss_end__@@Base+0x7013e0> │ │ │ │ │ + strbtvs r7, [r5], #-562 @ 0xfffffdce │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ dfea94 <__bss_end__@@Base+0x7013e4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ dfea9c <__bss_end__@@Base+0x7013ec> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvc r6, r5, #1616 @ 0x650 │ │ │ │ │ - svccs 0x00110f45 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbeq r6, r4, r1, ror #28 │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfeab8 <__bss_end__@@Base+0x701408> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfeac0 <__bss_end__@@Base+0x701410> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ + ldrbmi r6, [r2, #-1395]! @ 0xfffffa8d │ │ │ │ │ + subpl r2, r2, #5248 @ 0x1480 │ │ │ │ │ rsbsvc r6, r0, #1680 @ 0x690 │ │ │ │ │ sbcseq r6, ip, pc, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfeae8 <__bss_end__@@Base+0x701438> │ │ │ │ │ - strbtvc r6, [r5], #-3378 @ 0xfffff2ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfeaf0 <__bss_end__@@Base+0x701440> │ │ │ │ │ + svcpl 0x00454332 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, #536870918 @ 0x20000006 │ │ │ │ │ + cmnvc r1, #536870918 @ 0x20000006 │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ rsbseq r7, r0, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfeb38 <__bss_end__@@Base+0x701488> │ │ │ │ │ - stmdaeq r0, {r1, r4, r5} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfeb40 <__bss_end__@@Base+0x701490> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbcs r6, r5, r2, ror #24 │ │ │ │ │ - strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ + strbtpl r6, [r5], -r2, ror #24 │ │ │ │ │ + cmnvs r9, r1, ror #4 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcpl 0x006f745f │ │ │ │ │ @ instruction: 0x6c637963 │ │ │ │ │ - strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ - stclvs 3, cr6, [pc], #-380 @ dfebb0 <__bss_end__@@Base+0x701500> │ │ │ │ │ + cdpvs 2, 6, cr7, cr9, cr5, {3} │ │ │ │ │ + submi r4, r5, #1728053248 @ 0x67000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfeb80 <__bss_end__@@Base+0x7014d0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfeb88 <__bss_end__@@Base+0x7014d8> │ │ │ │ │ + subspl r2, r4, #51, 30 @ 0xcc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + subpl r7, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + svcpl 0x004b4145 │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - andeq r6, r0, pc, asr r6 │ │ │ │ │ - sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r4, r6, r9, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfebc8 <__bss_end__@@Base+0x701518> │ │ │ │ │ - ldcge 6, cr5, [r1], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfebd0 <__bss_end__@@Base+0x701520> │ │ │ │ │ + svcvs 0x00656731 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + strbpl r7, [r5], #-876 @ 0xfffffc94 │ │ │ │ │ stclvs 5, cr7, [sp, #-428]! @ 0xfffffe54 │ │ │ │ │ - ldclvs 2, cr7, [pc, #-404] @ dfec28 <__bss_end__@@Base+0x701578> │ │ │ │ │ + ldclvs 2, cr7, [pc, #-404] @ dfec30 <__bss_end__@@Base+0x701580> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfec10 <__bss_end__@@Base+0x701560> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfec18 <__bss_end__@@Base+0x701568> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - svceq 0x0065646f │ │ │ │ │ + stmdbvs r5!, {r0, r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ stclvs 2, cr7, [r5, #-460]! @ 0xfffffe34 │ │ │ │ │ rsbeq r7, r5, pc, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfec50 <__bss_end__@@Base+0x7015a0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfec58 <__bss_end__@@Base+0x7015a8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r7, ror #30 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldrbmi r7, [r4, #-871] @ 0xfffffc99 │ │ │ │ │ + eorpl r0, pc, pc, lsl #20 │ │ │ │ │ strbvs r6, [r4, #-3701]! @ 0xfffff18b │ │ │ │ │ ldmdbvs r9!, {r1, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r6, [pc, -lr, ror #14] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfec88 <__bss_end__@@Base+0x7015d8> │ │ │ │ │ - mcrmi 15, 2, r2, cr1, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfec90 <__bss_end__@@Base+0x7015e0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ cmnvs r4, #1616 @ 0x650 │ │ │ │ │ rsbseq r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfecc8 <__bss_end__@@Base+0x701618> │ │ │ │ │ - stcmi 6, cr0, [pc, #-196]! @ dfedc0 <__bss_end__@@Base+0x701710> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfecd0 <__bss_end__@@Base+0x701620> │ │ │ │ │ + sbcseq r7, ip, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ stclvs 2, cr7, [r6], #-444 @ 0xfffffe44 │ │ │ │ │ - rsbscs r6, r2, r1, ror #14 │ │ │ │ │ - stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ + ldmdbvs r4!, {r0, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + ldrbmi r6, [r4, #-3695] @ 0xfffff191 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfed10 <__bss_end__@@Base+0x701660> │ │ │ │ │ - cmnvs r3, #268435459 @ 0x10000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfed18 <__bss_end__@@Base+0x701668> │ │ │ │ │ + @ instruction: 0x77207931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ stmdbvc r8!, {r0, r1, r5, r6, r9, ip, sp}^ │ │ │ │ │ sbcseq r7, ip, r0, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfed50 <__bss_end__@@Base+0x7016a0> │ │ │ │ │ - stclcs 3, cr5, [fp, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfed58 <__bss_end__@@Base+0x7016a8> │ │ │ │ │ + @ instruction: 0x67657433 │ │ │ │ │ strbtvc r6, [lr], -r3, asr #30 │ │ │ │ │ rsbscs r7, r4, r5, ror #4 │ │ │ │ │ stmdami r0!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr} │ │ │ │ │ rsbvc r7, r5, #121 @ 0x79 │ │ │ │ │ stmdbvs ip!, {r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvc r2, [r6, #-99] @ 0xffffff9d │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ + ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfed88 <__bss_end__@@Base+0x7016d8> │ │ │ │ │ - stmdaeq r5, {r1, r4, r5, sl, ip, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfed90 <__bss_end__@@Base+0x7016e0> │ │ │ │ │ + ldrbvs r7, [r2, #-1330]! @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ mcrvs 12, 3, r6, cr5, cr3, {3} │ │ │ │ │ rsbeq r7, r8, r7, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfedc8 <__bss_end__@@Base+0x701718> │ │ │ │ │ - rsbvc r6, sp, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfedd0 <__bss_end__@@Base+0x701720> │ │ │ │ │ + streq r0, [pc, #-2355] @ dfe659 <__bss_end__@@Base+0x700fa9> │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-412]! @ dfee04 <__bss_end__@@Base+0x701754> │ │ │ │ │ + @ instruction: 0x412f0b31 │ │ │ │ │ ldrbvs r6, [r6, #-1394]! @ 0xfffffa8e │ │ │ │ │ sbcseq r7, ip, r2, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfedf8 <__bss_end__@@Base+0x701748> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfee00 <__bss_end__@@Base+0x701750> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvs r1, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsbsvc r6, r2, #116, 30 @ 0x1d0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x766e6972 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stclcs 4, cr7, [pc, #-440]! @ dfee30 <__bss_end__@@Base+0x701780> │ │ │ │ │ - svccc 0x00746e33 │ │ │ │ │ + blvs 26dc1a8 <_edata@@Base+0x4891a8> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfee40 <__bss_end__@@Base+0x701790> │ │ │ │ │ - stclvs 0, cr7, [r1, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfee48 <__bss_end__@@Base+0x701798> │ │ │ │ │ + ldmdbvs r3!, {r1, r4, r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ stclvs 14, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + rsbvc r7, r9, #1694498816 @ 0x65000000 │ │ │ │ │ + strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfee90 <__bss_end__@@Base+0x7017e0> │ │ │ │ │ - cmpne r6, r2, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfee98 <__bss_end__@@Base+0x7017e8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbeq r6, sp, r4, ror #18 │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfeec8 <__bss_end__@@Base+0x701818> │ │ │ │ │ - rsbseq r6, r4, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfeed0 <__bss_end__@@Base+0x701820> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ sbcseq r7, ip, r2, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfef08 <__bss_end__@@Base+0x701858> │ │ │ │ │ - @ instruction: 0x532c0533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfef10 <__bss_end__@@Base+0x701860> │ │ │ │ │ + sbcseq r7, ip, r3, lsr r3 │ │ │ │ │ ldrbvs r6, [r2, #-2372]! @ 0xfffff6bc │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbvc r2, pc, r9, ror r0 @ │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvc r6, [r3], #-2408 @ 0xfffff698 │ │ │ │ │ cmnvs r2, pc, ror #14 │ │ │ │ │ - blvs 2ad6e9c <_edata@@Base+0x883e9c> │ │ │ │ │ + blvs 2ad6ea4 <_edata@@Base+0x883ea4> │ │ │ │ │ mcrvs 12, 3, r6, cr9, cr9, {3} │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfef48 <__bss_end__@@Base+0x701898> │ │ │ │ │ - strbvs r6, [lr, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfef50 <__bss_end__@@Base+0x7018a0> │ │ │ │ │ + mrrcvs 2, 3, r7, pc, cr2 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmpvs r6, r8, ror #6 │ │ │ │ │ + rsbscs r7, r3, r8, ror #6 │ │ │ │ │ cmnvc r9, #7360 @ 0x1cc0 │ │ │ │ │ cmnvs r4, #1073741851 @ 0x4000001b │ │ │ │ │ - rsbscs r6, r2, r8, ror #30 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldrbmi r7, [r4, #-872] @ 0xfffffc98 │ │ │ │ │ + svccs 0x00050f07 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfef98 <__bss_end__@@Base+0x7018e8> │ │ │ │ │ - sbcseq r7, ip, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfefa0 <__bss_end__@@Base+0x7018f0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - strbvs r7, [r9, -r7, ror #4]! │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ dfefb0 <__bss_end__@@Base+0x701900> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ uhsub16vs r6, r3, r0 │ │ │ │ │ sbcseq r6, ip, r5, ror lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfefc8 <__bss_end__@@Base+0x701918> │ │ │ │ │ - mrcvs 6, 3, r4, cr5, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfefd0 <__bss_end__@@Base+0x701920> │ │ │ │ │ + strbpl r7, [r5], #-817 @ 0xfffffccf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbpl r7, [r5], #-869 @ 0xfffffc9b │ │ │ │ │ + cmpvs r2, r5, ror #6 │ │ │ │ │ stclvs 5, cr7, [sp, #-428]! @ 0xfffffe54 │ │ │ │ │ - ldrbvc r7, [pc, #-613] @ dfef4f <__bss_end__@@Base+0x70189f> │ │ │ │ │ + ldrbvc r7, [pc, #-613] @ dfef57 <__bss_end__@@Base+0x7018a7> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff008 <__bss_end__@@Base+0x701958> │ │ │ │ │ - ldrbvs r6, [r3, #-306]! @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff010 <__bss_end__@@Base+0x701960> │ │ │ │ │ + @ instruction: 0x67696c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - rsbpl r6, r5, pc, ror #8 │ │ │ │ │ + cdpvs 4, 6, cr6, cr5, cr15, {3} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r5, #-268435451 @ 0xf0000005 │ │ │ │ │ rsbvc r6, r5, #104, 4 @ 0x80000006 │ │ │ │ │ - ldrbeq r6, [r2, #-1383]! @ 0xfffffa99 │ │ │ │ │ + rsbsvc r6, r2, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff050 <__bss_end__@@Base+0x7019a0> │ │ │ │ │ - cmnvs sp, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff058 <__bss_end__@@Base+0x7019a8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ rsbeq r7, r7, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff090 <__bss_end__@@Base+0x7019e0> │ │ │ │ │ - ldrbvc r7, [r0, #-1075]! @ 0xfffffbcd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff098 <__bss_end__@@Base+0x7019e8> │ │ │ │ │ + subspl r2, r4, #51, 30 @ 0xcc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ - strbvc r7, [r7, #-613]! @ 0xfffffd9b │ │ │ │ │ - bvc 285a3f8 <_edata@@Base+0x6073f8> │ │ │ │ │ - bvc 299b030 <_edata@@Base+0x748030> │ │ │ │ │ + svcvs 0x00677265 │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + bvc 299b038 <_edata@@Base+0x748038> │ │ │ │ │ cmnvs pc, r5, ror #4 │ │ │ │ │ rsbvc r6, r6, #1845493760 @ 0x6e000000 │ │ │ │ │ strbtvs r6, [pc], -r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff0d8 <__bss_end__@@Base+0x701a28> │ │ │ │ │ - strbvs r7, [r9, #-563]! @ 0xfffffdcd │ │ │ │ │ - blvs 26d77d8 <_edata@@Base+0x4847d8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff0e0 <__bss_end__@@Base+0x701a30> │ │ │ │ │ + stclcs 1, cr4, [ip, #-204] @ 0xffffff34 │ │ │ │ │ + blvs 26d77e0 <_edata@@Base+0x4847e0> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + andeq r7, r0, r4, ror r3 │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ - ldrbvc r7, [pc, #-885] @ dfef3f <__bss_end__@@Base+0x70188f> │ │ │ │ │ + ldrbvc r7, [pc, #-885] @ dfef47 <__bss_end__@@Base+0x701897> │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ - cmpvs r6, r2, ror sp │ │ │ │ │ + rsbscs r6, r3, r2, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff110 <__bss_end__@@Base+0x701a60> │ │ │ │ │ - ldclvs 15, cr6, [r2], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff118 <__bss_end__@@Base+0x701a68> │ │ │ │ │ + @ instruction: 0x512d0532 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stclcs 5, cr6, [pc, #-432]! @ dff140 <__bss_end__@@Base+0x701a90> │ │ │ │ │ - sbceq r1, r7, r3, lsr r1 │ │ │ │ │ + strbvs r6, [ip, #-1388]! @ 0xfffffa94 │ │ │ │ │ + ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x0072675f │ │ │ │ │ rsbvc r6, r5, #1568 @ 0x620 │ │ │ │ │ stclvs 13, cr6, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - ldmdavs r2!, {r1, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclvs 1, cr6, [sp, #-416]! @ 0xfffffe60 │ │ │ │ │ + ldclvs 5, cr6, [r2, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdbvs pc, {r0, r5, r6, fp, ip, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff160 <__bss_end__@@Base+0x701ab0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff168 <__bss_end__@@Base+0x701ab8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ stclvs 15, cr6, [sp, #-396]! @ 0xfffffe74 │ │ │ │ │ - rsbvc r6, r4, r1, ror #28 │ │ │ │ │ + cmnvs r4, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff1a8 <__bss_end__@@Base+0x701af8> │ │ │ │ │ - mcrrmi 6, 3, r5, r1, cr1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff1b0 <__bss_end__@@Base+0x701b00> │ │ │ │ │ + rsbseq r6, r3, r1, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dff384 <__bss_end__@@Base+0x701cd4> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dff38c <__bss_end__@@Base+0x701cdc> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvs r6, [ip, #-1380]! @ 0xfffffa9c │ │ │ │ │ rsbeq r6, lr, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff1e8 <__bss_end__@@Base+0x701b38> │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff1f0 <__bss_end__@@Base+0x701b40> │ │ │ │ │ + ldrbvs r6, [r8, #-306]! @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbvs r6, [r3, #-322]! @ 0xfffffebe │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ ldrbvc r6, [r4, #-366]! @ 0xfffffe92 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ cmnvs r7, ip, ror #30 │ │ │ │ │ ldmdavs r4!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cmnvs ip, sp, ror #10 │ │ │ │ │ - sbcseq r7, ip, r9, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff240 <__bss_end__@@Base+0x701b90> │ │ │ │ │ - stcmi 12, cr4, [sp], #-196 @ 0xffffff3c │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff248 <__bss_end__@@Base+0x701b98> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - @ instruction: 0x6e676973 │ │ │ │ │ + rsbmi r6, fp, #1840 @ 0x730 │ │ │ │ │ cmnvc r2, #348127232 @ 0x14c00000 │ │ │ │ │ rsbvc r7, r9, r3, ror #4 │ │ │ │ │ rsbvc r2, pc, r4, ror r0 @ │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ - stclcs 2, cr7, [pc, #-444]! @ dff27c <__bss_end__@@Base+0x701bcc> │ │ │ │ │ - svcmi 0x00524333 │ │ │ │ │ + cmnvs lr, #-268435450 @ 0xf0000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff290 <__bss_end__@@Base+0x701be0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff298 <__bss_end__@@Base+0x701be8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - svcmi 0x00555173 │ │ │ │ │ - strne r4, [pc], #-1364 @ dff474 <__bss_end__@@Base+0x701dc4> │ │ │ │ │ + strbtvs r6, [r1], #-3955 @ 0xfffff08d │ │ │ │ │ + strbtvc r7, [r1], #-95 @ 0xffffffa1 │ │ │ │ │ cmncc r6, sp, ror #14 │ │ │ │ │ cmnvs r8, pc, asr r3 │ │ │ │ │ - stclvs 14, cr6, [r1, #-196]! @ 0xffffff3c │ │ │ │ │ - cmpmi r6, r5, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff2d8 <__bss_end__@@Base+0x701c28> │ │ │ │ │ - subspl r2, r3, r3, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff2e0 <__bss_end__@@Base+0x701c30> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x61207479 │ │ │ │ │ + ldrbvc r7, [r0, #-1145]! @ 0xfffffb87 │ │ │ │ │ strbtvc r6, [lr], -fp, ror #18 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - ldrbmi r7, [r4, #-1134] @ 0xfffffb92 │ │ │ │ │ - strmi r0, [pc, #-1039]! @ dff0bd <__bss_end__@@Base+0x701a0d> │ │ │ │ │ + ldrbvs r7, [r4, #-1134]! @ 0xfffffb92 │ │ │ │ │ + ldrbtvc r6, [r3], #-3689 @ 0xfffff197 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff320 <__bss_end__@@Base+0x701c70> │ │ │ │ │ - ldmdaeq r0, {r1, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff328 <__bss_end__@@Base+0x701c78> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ stmdbvs sp!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ rsbsvc r7, r4, #116, 18 @ 0x1d0000 │ │ │ │ │ ldrbtvs r6, [r3], -r1, ror #28 │ │ │ │ │ - cmnvs sp, #-268435450 @ 0xf0000006 │ │ │ │ │ - sbcseq r7, ip, r4, rrx │ │ │ │ │ + stmdbvs sp!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff370 <__bss_end__@@Base+0x701cc0> │ │ │ │ │ - subsmi r5, r5, #-939524096 @ 0xc8000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff378 <__bss_end__@@Base+0x701cc8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbvs r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ + strbvs r7, [r1, -r2, ror #4]! │ │ │ │ │ rsbvc r6, r1, #606208 @ 0x94000 │ │ │ │ │ sbcseq r7, ip, r7, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff3c0 <__bss_end__@@Base+0x701d10> │ │ │ │ │ - stmdami pc!, {r0, r4, r5, r8, fp} @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff3c8 <__bss_end__@@Base+0x701d18> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ stclvs 15, cr6, [ip], #-456 @ 0xfffffe38 │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcpl 0x00796e6f │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ + strbpl r6, [pc], #-3695 @ dff5a8 <__bss_end__@@Base+0x701ef8> │ │ │ │ │ + svccs 0x00070f45 │ │ │ │ │ cmnvc r5, #-1073741799 @ 0xc0000019 │ │ │ │ │ rsbeq r5, r2, r3, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff400 <__bss_end__@@Base+0x701d50> │ │ │ │ │ - ldmdavs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff408 <__bss_end__@@Base+0x701d58> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - rsbcs r6, r5, pc, ror #8 │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ ldrbvc r6, [r1, #-1379]! @ 0xfffffa9d │ │ │ │ │ sbcseq r6, ip, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff440 <__bss_end__@@Base+0x701d90> │ │ │ │ │ - teqcc ip, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff448 <__bss_end__@@Base+0x701d98> │ │ │ │ │ + stmdbeq pc, {r0, r1, r4, r5, r8, sl, lr} @ │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-456]! @ dff448 <__bss_end__@@Base+0x701d98> │ │ │ │ │ + ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ cmnvc r5, #112, 4 │ │ │ │ │ rsbvc r7, r5, #117 @ 0x75 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - mcrvs 4, 3, r7, cr15, cr0, {3} │ │ │ │ │ + cmpvs r6, r0, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff470 <__bss_end__@@Base+0x701dc0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff478 <__bss_end__@@Base+0x701dc8> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ - smmlarmi r5, r2, r2, r4 │ │ │ │ │ + cmnvs r9, #108, 2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvc r3, #411041792 @ 0x18800000 │ │ │ │ │ ldmdbvc pc, {r0, r2, r5, r6, sl, fp, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff4b0 <__bss_end__@@Base+0x701e00> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff4b8 <__bss_end__@@Base+0x701e08> │ │ │ │ │ + strbtvc r7, [lr], #-1329 @ 0xfffffacf │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcvs 0x00656769 │ │ │ │ │ ldmdbvs r3!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ svcvs 0x00635f63 │ │ │ │ │ cmnvc r4, #-268435450 @ 0xf0000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff4e0 <__bss_end__@@Base+0x701e30> │ │ │ │ │ - @ instruction: 0x56565432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff4e8 <__bss_end__@@Base+0x701e38> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvc r6, r2, r3, ror pc │ │ │ │ │ - rsbvc r5, pc, #104, 30 @ 0x1a0 │ │ │ │ │ + rsbseq r6, r2, r3, ror pc │ │ │ │ │ + streq r0, [pc, #-2048] @ dfeecc <__bss_end__@@Base+0x70181c> │ │ │ │ │ cmnvc r3, #411041792 @ 0x18800000 │ │ │ │ │ cmpvc pc, #25856 @ 0x6500 │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r9!, {r0, r3, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ + ldrbtvs r6, [r9], #-1641 @ 0xfffff997 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff528 <__bss_end__@@Base+0x701e78> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff530 <__bss_end__@@Base+0x701e80> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - stclvs 4, cr6, [r5], #-444 @ 0xfffffe44 │ │ │ │ │ + strbeq r6, [r5, #-1135]! @ 0xfffffb91 │ │ │ │ │ @ instruction: 0x6c6c696b │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff568 <__bss_end__@@Base+0x701eb8> │ │ │ │ │ - svceq 0x00095231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff570 <__bss_end__@@Base+0x701ec0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ sbcseq r7, ip, r6, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff5a8 <__bss_end__@@Base+0x701ef8> │ │ │ │ │ - stmdbeq fp!, {r1, r4, r5, r9, sl, fp} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff5b0 <__bss_end__@@Base+0x701f00> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ svcpl 0x00746c61 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff5e8 <__bss_end__@@Base+0x701f38> │ │ │ │ │ - smlaldxmi r5, pc, r2, r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff5f0 <__bss_end__@@Base+0x701f40> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - rsbsvc r6, r9, #108, 2 │ │ │ │ │ + svcpl 0x0079616c │ │ │ │ │ stclvs 6, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ rsbsvc r7, r4, #2080374785 @ 0x7c000001 │ │ │ │ │ svcpl 0x00676e69 │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff630 <__bss_end__@@Base+0x701f80> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff638 <__bss_end__@@Base+0x701f88> │ │ │ │ │ + ldrbmi r4, [r5, #-3121] @ 0xfffff3cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1736598,405 +1736830,405 @@ │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cmnvs r7, lr, ror #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - vnmulvs.f16 s13, s30, s25 @ │ │ │ │ │ + cmpvs r6, ip, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff680 <__bss_end__@@Base+0x701fd0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff688 <__bss_end__@@Base+0x701fd8> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ dff69c <__bss_end__@@Base+0x701fec> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ dff6a4 <__bss_end__@@Base+0x701ff4> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3954 @ dff868 <__bss_end__@@Base+0x7021b8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ dff6d4 <__bss_end__@@Base+0x702024> │ │ │ │ │ + svcpl 0x00584133 │ │ │ │ │ + strbtvc r6, [pc], #-3954 @ dff870 <__bss_end__@@Base+0x7021c0> │ │ │ │ │ cmnvc r0, #482344960 @ 0x1cc00000 │ │ │ │ │ cdpvs 12, 6, cr6, cr15, cr9, {3} │ │ │ │ │ - ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ + svcmi 0x00525054 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff6c8 <__bss_end__@@Base+0x702018> │ │ │ │ │ - stclvs 0, cr7, [pc], #-196 @ dff7c0 <__bss_end__@@Base+0x702110> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff6d0 <__bss_end__@@Base+0x702020> │ │ │ │ │ + subspl r2, r4, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ rsbvs r7, sp, #432013312 @ 0x19c00000 │ │ │ │ │ - rsbscs r6, r2, r5, ror #24 │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + cmnvc r5, #25856 @ 0x6500 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff710 <__bss_end__@@Base+0x702060> │ │ │ │ │ - rsbscs r6, r2, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff718 <__bss_end__@@Base+0x702068> │ │ │ │ │ + stclmi 2, cr7, [r1], #-200 @ 0xffffff38 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + movweq r6, #62828 @ 0xf56c │ │ │ │ │ rsbvc r7, r5, ip, ror #4 │ │ │ │ │ strbvs r6, [r3, #-364]! @ 0xfffffe94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff740 <__bss_end__@@Base+0x702090> │ │ │ │ │ - cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff748 <__bss_end__@@Base+0x702098> │ │ │ │ │ + stmdbvs r6!, {r0, r1, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ + cmpvs r6, r7, rrx │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ sbcseq r7, ip, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff788 <__bss_end__@@Base+0x7020d8> │ │ │ │ │ - stclvs 5, cr6, [r9], #-204 @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff790 <__bss_end__@@Base+0x7020e0> │ │ │ │ │ + svccs 0x00117233 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ andeq r6, r0, r5, lsr #18 │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff7c8 <__bss_end__@@Base+0x702118> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff7d0 <__bss_end__@@Base+0x702120> │ │ │ │ │ + cmnvs r4, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strbpl r4, [lr], #-1395 @ 0xfffffa8d │ │ │ │ │ @ instruction: 0x66657270 │ │ │ │ │ sbcseq r7, ip, r9, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff808 <__bss_end__@@Base+0x702158> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff810 <__bss_end__@@Base+0x702160> │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ svcvs 0x00746172 │ │ │ │ │ - cmpvs r6, r2, ror r3 │ │ │ │ │ + rsbscs r7, r3, r2, ror r3 │ │ │ │ │ ldrbvs r6, [r4, #-370]! @ 0xfffffe8e │ │ │ │ │ mcrvs 0, 3, r7, cr1, cr8, {3} │ │ │ │ │ teqcc ip, r4, rrx │ │ │ │ │ - stclvs 5, cr6, [r9], #-248 @ 0xffffff08 │ │ │ │ │ + stcmi 2, cr7, [ip, #-248]! @ 0xffffff08 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff840 <__bss_end__@@Base+0x702190> │ │ │ │ │ - strbtvc r6, [r1], #-3377 @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff848 <__bss_end__@@Base+0x702198> │ │ │ │ │ + sbcseq r1, r3, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ strbtvs r7, [r6], -r5, ror #4 │ │ │ │ │ rsbeq r6, r7, ip, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff880 <__bss_end__@@Base+0x7021d0> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff888 <__bss_end__@@Base+0x7021d8> │ │ │ │ │ + rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - strbmi r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ svcvs 0x006e6564 │ │ │ │ │ sbcseq r7, ip, sp, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff8c0 <__bss_end__@@Base+0x702210> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff8c8 <__bss_end__@@Base+0x702218> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldclmi 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ svcvs 0x006e6172 │ │ │ │ │ - cmnvs lr, #112, 8 @ 0x70000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 4, 3, r7, cr1, cr0, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff908 <__bss_end__@@Base+0x702258> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff910 <__bss_end__@@Base+0x702260> │ │ │ │ │ + @ instruction: 0x77617233 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ teqcc ip, r2, ror r0 │ │ │ │ │ - cmnvs lr, #260046848 @ 0xf800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x0066203e │ │ │ │ │ + strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff940 <__bss_end__@@Base+0x702290> │ │ │ │ │ - ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff948 <__bss_end__@@Base+0x702298> │ │ │ │ │ + strbvc r2, [r6, #-50]! @ 0xffffffce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ - strtcs r1, [pc], #-305 @ dffb34 <__bss_end__@@Base+0x702484> │ │ │ │ │ + strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff988 <__bss_end__@@Base+0x7022d8> │ │ │ │ │ - cmnvs r2, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff990 <__bss_end__@@Base+0x7022e0> │ │ │ │ │ + @ instruction: 0x56544531 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - rsbsvs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ dffb58 <__bss_end__@@Base+0x7024a8> │ │ │ │ │ + svceq 0x00736e6f │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ dffb60 <__bss_end__@@Base+0x7024b0> │ │ │ │ │ sbcseq r6, ip, r4, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dff9b0 <__bss_end__@@Base+0x702300> │ │ │ │ │ - svceq 0x00084631 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dff9b8 <__bss_end__@@Base+0x702308> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - ldreq r7, [lr, #-878]! @ 0xfffffc92 │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x776f6473 │ │ │ │ │ cmnvc r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ dffa24 <__bss_end__@@Base+0x702374> │ │ │ │ │ - smlaldxmi r5, pc, r2, r2 @ │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffa10 <__bss_end__@@Base+0x702360> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffa18 <__bss_end__@@Base+0x702368> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs r1, #108003328 @ 0x6700000 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + bcs 231b184 <_edata@@Base+0xc8184> │ │ │ │ │ + stccs 15, cr0, [r6], {10} │ │ │ │ │ strbvs r6, [r7, #-1388]! @ 0xfffffa94 │ │ │ │ │ ldrbvs r6, [r2, #-1134]! @ 0xfffffb92 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r4, r6, r8, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 1, cr7, [pc, #-380]! @ dffa7c <__bss_end__@@Base+0x7023cc> │ │ │ │ │ + svceq 0x00455431 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffa48 <__bss_end__@@Base+0x702398> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffa50 <__bss_end__@@Base+0x7023a0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - stclcs 3, cr7, [pc, #-432]! @ dffa88 <__bss_end__@@Base+0x7023d8> │ │ │ │ │ - strtpl r2, [r4], #-3890 @ 0xfffff0ce │ │ │ │ │ + cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ ldclvs 4, cr6, [r0], #-440 @ 0xfffffe48 │ │ │ │ │ - cmpvs r6, r5, ror r3 │ │ │ │ │ + rsbscs r7, r3, r5, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffaa0 <__bss_end__@@Base+0x7023f0> │ │ │ │ │ - cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffaa8 <__bss_end__@@Base+0x7023f8> │ │ │ │ │ + @ instruction: 0x66654431 │ │ │ │ │ ldclvs 8, cr7, [r0], #-276 @ 0xfffffeec │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ stclvs 3, cr5, [r9, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x66696c70 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r3!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ dffabc <__bss_end__@@Base+0x70240c> │ │ │ │ │ - mcrrmi 1, 3, r4, r2, cr3 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ strbtvc r7, [r7], #-613 @ 0xfffffd9b │ │ │ │ │ - cdpvs 12, 6, cr6, cr1, cr15, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #28416 @ 0x6f00 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffaf0 <__bss_end__@@Base+0x702440> │ │ │ │ │ - rsbvc r7, r1, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffaf8 <__bss_end__@@Base+0x702448> │ │ │ │ │ + stceq 8, cr0, [pc, #-204] @ dffbe8 <__bss_end__@@Base+0x702538> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ - cmnvs r7, #1342177286 @ 0x50000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 2, 6, cr7, cr7, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffb30 <__bss_end__@@Base+0x702480> │ │ │ │ │ - strbvs r6, [lr, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffb38 <__bss_end__@@Base+0x702488> │ │ │ │ │ + rsbvc r6, r2, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdavs lr!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffb78 <__bss_end__@@Base+0x7024c8> │ │ │ │ │ - rsbsvc r6, r3, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffb80 <__bss_end__@@Base+0x7024d0> │ │ │ │ │ + svcmi 0x00495431 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ dffb80 <__bss_end__@@Base+0x7024d0> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ dffb88 <__bss_end__@@Base+0x7024d8> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + cmpvs r6, lr, ror #6 │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ cmnvs r1, #105906176 @ 0x6500000 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffbc0 <__bss_end__@@Base+0x702510> │ │ │ │ │ - ldrbeq r6, [r3, #-3634]! @ 0xfffff1ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffbc8 <__bss_end__@@Base+0x702518> │ │ │ │ │ + rsbseq r6, r4, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbvc r7, [r1, -r2, ror #4]! │ │ │ │ │ + strbteq r7, [r1], -r2, ror #4 │ │ │ │ │ ldrbvs r6, [r7, #-3948]! @ 0xfffff094 │ │ │ │ │ cmnvc r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - ldrbvs r7, [r2, -r5, rrx]! │ │ │ │ │ - sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffc18 <__bss_end__@@Base+0x702568> │ │ │ │ │ - @ instruction: 0x36393233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffc20 <__bss_end__@@Base+0x702570> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - svcvs 0x00667372 │ │ │ │ │ - svcvs 0x00432072 │ │ │ │ │ + strbvs r7, [ip, #-882]! @ 0xfffffc8e │ │ │ │ │ + strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ cdpvs 4, 6, cr7, cr1, cr1, {3} │ │ │ │ │ sbcseq r7, ip, r2, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffc40 <__bss_end__@@Base+0x702590> │ │ │ │ │ - sbcseq r7, ip, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffc48 <__bss_end__@@Base+0x702598> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ dffc48 <__bss_end__@@Base+0x702598> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ dffc50 <__bss_end__@@Base+0x7025a0> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmnvs lr, #-1207959551 @ 0xb8000001 │ │ │ │ │ + ldrbpl r7, [r4], -lr, ror #6 │ │ │ │ │ svcvs 0x00616863 │ │ │ │ │ stclvs 7, cr6, [r1, #-460]! @ 0xfffffe34 │ │ │ │ │ - rsbvs r6, r5, #6619136 @ 0x650000 │ │ │ │ │ - strbvs r7, [r8, #-889]! @ 0xfffffc87 │ │ │ │ │ + ldrbpl r5, [r5, #-3941]! @ 0xfffff09b │ │ │ │ │ + svceq 0x0045544f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffc88 <__bss_end__@@Base+0x7025d8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffc90 <__bss_end__@@Base+0x7025e0> │ │ │ │ │ + @ instruction: 0x464d2c33 │ │ │ │ │ rsbvc r7, r1, r7, asr #4 │ │ │ │ │ cmnvs r3, r8, ror #18 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00207369 │ │ │ │ │ stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ @@ -1737005,514 +1737237,512 @@ │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvc r9, #32, 6 @ 0x80000000 │ │ │ │ │ cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ @ instruction: 0x67726170 │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffcd0 <__bss_end__@@Base+0x702620> │ │ │ │ │ - rsbvc r6, sp, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffcd8 <__bss_end__@@Base+0x702628> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r0, r4, rrx │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ cmnvs r5, #1593835520 @ 0x5f000000 │ │ │ │ │ - rsbsvc r6, r0, #7104 @ 0x1bc0 │ │ │ │ │ - svceq 0x0008736e │ │ │ │ │ + svcvs 0x00706d6f │ │ │ │ │ + eorscc r2, ip, #114 @ 0x72 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffd20 <__bss_end__@@Base+0x702670> │ │ │ │ │ - stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffd28 <__bss_end__@@Base+0x702678> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - stmdbvs r3!, {r0, r1, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - sbcseq r7, ip, r9, rrx │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r0, r0, sl, ror r7 │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffd68 <__bss_end__@@Base+0x7026b8> │ │ │ │ │ - ldrbvs r6, [r4, #-817]! @ 0xfffffccf │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ dfff28 <__bss_end__@@Base+0x702878> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffd70 <__bss_end__@@Base+0x7026c0> │ │ │ │ │ + stclcs 2, cr5, [pc, #-196] @ dffe68 <__bss_end__@@Base+0x7027b8> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ dfff30 <__bss_end__@@Base+0x702880> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ @ instruction: 0x77746172 │ │ │ │ │ rsbeq r7, ip, r5, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffd90 <__bss_end__@@Base+0x7026e0> │ │ │ │ │ - movtmi r4, #40242 @ 0x9d32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffd98 <__bss_end__@@Base+0x7026e8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ + cmnpl r2, #460 @ 0x1cc │ │ │ │ │ + ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ rsbsvs r6, r3, #268435462 @ 0x10000006 │ │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ - cmnvc lr, #268435462 @ 0x10000006 │ │ │ │ │ - mcrvs 5, 3, r6, cr9, cr4, {3} │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffdd8 <__bss_end__@@Base+0x702728> │ │ │ │ │ - strtpl r4, [sp], #-3889 @ 0xfffff0cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffde0 <__bss_end__@@Base+0x702730> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - svceq 0x0079616c │ │ │ │ │ - strbmi r2, [sp], -r2, lsl #24 │ │ │ │ │ + svcpl 0x0079616c │ │ │ │ │ + strbvc r6, [r7, #-364]! @ 0xfffffe94 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ strbtvc r6, [r4], #-2423 @ 0xfffff689 │ │ │ │ │ - ldrbvs r7, [r2, #-616]! @ 0xfffffd98 │ │ │ │ │ - subpl r4, r3, #1261568 @ 0x134000 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffe20 <__bss_end__@@Base+0x702770> │ │ │ │ │ - ldrbmi r2, [r3, #-3379] @ 0xfffff2cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffe28 <__bss_end__@@Base+0x702778> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 285b168 <_edata@@Base+0x608168> │ │ │ │ │ + bvc 285b170 <_edata@@Base+0x608170> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - rsbscs r4, r3, r4, asr fp │ │ │ │ │ + ldmdavs r4!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ - eorvc r6, r0, r9, ror #24 │ │ │ │ │ + cmnvs r9, r9, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffe58 <__bss_end__@@Base+0x7027a8> │ │ │ │ │ - svceq 0x00084532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffe60 <__bss_end__@@Base+0x7027b0> │ │ │ │ │ + stclvs 14, cr6, [r2], #-200 @ 0xffffff38 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ dffe6c <__bss_end__@@Base+0x7027bc> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ dffe74 <__bss_end__@@Base+0x7027c4> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ dffe9c <__bss_end__@@Base+0x7027ec> │ │ │ │ │ - @ instruction: 0x532c0533 │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ smcvs 58962 @ 0xe652 │ │ │ │ │ ldrbvs r6, [pc], -sp, ror #10 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r5, #26880 @ 0x6900 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffe98 <__bss_end__@@Base+0x7027e8> │ │ │ │ │ - strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffea0 <__bss_end__@@Base+0x7027f0> │ │ │ │ │ + rsbvc r6, r2, #213909504 @ 0xcc00000 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ + ldrbvs r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ @ instruction: 0x775f7274 │ │ │ │ │ stmdbvs lr!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ svcpl 0x0073676e │ │ │ │ │ - ldrbtvc r6, [r4], #-1383 @ 0xfffffa99 │ │ │ │ │ + ldmdbmi r4!, {r0, r1, r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dffec8 <__bss_end__@@Base+0x702818> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dffed0 <__bss_end__@@Base+0x702820> │ │ │ │ │ + movtpl r4, #27954 @ 0x6d32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbeq lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ rsbvc r6, r5, #-1879048186 @ 0x90000006 │ │ │ │ │ ldrbvs r7, [r4, #-878]! @ 0xfffffc92 │ │ │ │ │ subsvc r6, pc, r9, ror #28 │ │ │ │ │ - ldmdbvs r9!, {r0, r1, r2, r3, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 12, cr6, [r9, #-444]! @ 0xfffffe44 │ │ │ │ │ + cmpne r6, r2, lsr r6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfff20 <__bss_end__@@Base+0x702870> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfff28 <__bss_end__@@Base+0x702878> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svceq 0x0021456e │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ rsbvc r6, pc, #2080374785 @ 0x7c000001 │ │ │ │ │ smcvs 50770 @ 0xc652 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrbvc r6, [r3, #-2419]! @ 0xfffff68d │ │ │ │ │ - bvc 285b2a0 <_edata@@Base+0x6082a0> │ │ │ │ │ + svcvs 0x00697473 │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfff70 <__bss_end__@@Base+0x7028c0> │ │ │ │ │ - eorpl r4, r4, #51200 @ 0xc800 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfff78 <__bss_end__@@Base+0x7028c8> │ │ │ │ │ + rsbvc r5, r7, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbvs r7, r1, #-1946157055 @ 0x8c000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r3, ror #6 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ @ instruction: 0x775f7274 │ │ │ │ │ svcpl 0x006e7261 │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ - ldmdbeq r3, {r2, r3, r6, sl, fp, lr}^ │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ dfffc8 <__bss_end__@@Base+0x702918> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ dfffd0 <__bss_end__@@Base+0x702920> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cdpvs 4, 6, cr7, cr1, cr1, {3} │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00010 <__bss_end__@@Base+0x702960> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00018 <__bss_end__@@Base+0x702968> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ e00018 <__bss_end__@@Base+0x702968> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ e00020 <__bss_end__@@Base+0x702970> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - @ instruction: 0x512d736e │ │ │ │ │ + sbcseq r7, ip, lr, ror #6 │ │ │ │ │ cmnvs r5, #1610612742 @ 0x60000006 │ │ │ │ │ ldrbvs r7, [pc, -r8, ror #8] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + svccs 0x00090f32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00058 <__bss_end__@@Base+0x7029a8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00060 <__bss_end__@@Base+0x7029b0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvc r7, [r9], #-872 @ 0xfffffc98 │ │ │ │ │ - strbmi r6, [lr, -r9, ror #30]! │ │ │ │ │ + strbtvs r7, [pc], #-872 @ e00240 <__bss_end__@@Base+0x702b90> │ │ │ │ │ + rsbeq r6, r3, r2, ror r1 │ │ │ │ │ ldmdbvc r2!, {r0, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbeq r6, r9, pc, asr r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00098 <__bss_end__@@Base+0x7029e8> │ │ │ │ │ - ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e000a0 <__bss_end__@@Base+0x7029f0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ ldmdbvc r2!, {r0, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - ldmdbvs r2!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - movtpl r7, #25445 @ 0x6365 │ │ │ │ │ + svcpl 0x0066646c │ │ │ │ │ + cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e000d0 <__bss_end__@@Base+0x702a20> │ │ │ │ │ - stcmi 13, cr0, [pc, #-200]! @ e001c4 <__bss_end__@@Base+0x702b14> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e000d8 <__bss_end__@@Base+0x702a28> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - cmnvs r5, pc, ror #8 │ │ │ │ │ - cmnmi r5, r2, ror #24 │ │ │ │ │ + rsbeq r6, r5, pc, ror #8 │ │ │ │ │ + sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00108 <__bss_end__@@Base+0x702a58> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00110 <__bss_end__@@Base+0x702a60> │ │ │ │ │ + svcmi 0x00525032 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - strbtvs r6, [r5], -pc, ror #8 │ │ │ │ │ + strbtvc r6, [r5], #-1135 @ 0xfffffb91 │ │ │ │ │ svcvs 0x0072657a │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00148 <__bss_end__@@Base+0x702a98> │ │ │ │ │ - svcpl 0x006c6532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00150 <__bss_end__@@Base+0x702aa0> │ │ │ │ │ + eormi r0, sp, #52428800 @ 0x3200000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvc r7, r1, r9, ror r2 │ │ │ │ │ - cdpvs 15, 7, cr5, cr5, cr8, {3} │ │ │ │ │ + rsbpl r6, lr, #484 @ 0x1e4 │ │ │ │ │ + ldmdbmi r4, {r0, r2, r4, r6, r9, sl, fp, lr}^ │ │ │ │ │ cmnvs r5, r7, asr #4 │ │ │ │ │ rsbscs r6, r2, r4, ror r5 │ │ │ │ │ mcrvs 8, 3, r6, cr1, cr4, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00198 <__bss_end__@@Base+0x702ae8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e001a0 <__bss_end__@@Base+0x702af0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00206c61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + strbmi r4, [sp, #-2388] @ 0xfffff6ac │ │ │ │ │ stclvs 7, cr6, [r1, #-148]! @ 0xffffff6c │ │ │ │ │ sbcseq r6, ip, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e001c8 <__bss_end__@@Base+0x702b18> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e001d0 <__bss_end__@@Base+0x702b20> │ │ │ │ │ + @ instruction: 0x060f0831 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - strbvs r6, [lr, #-2419]! @ 0xfffff68d │ │ │ │ │ + rsbvc r6, r2, #482344960 @ 0x1cc00000 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ rsbseq r6, r8, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00208 <__bss_end__@@Base+0x702b58> │ │ │ │ │ - cmnvs sp, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00210 <__bss_end__@@Base+0x702b60> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r6, [r3], #-1887 @ 0xfffff8a1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00248 <__bss_end__@@Base+0x702b98> │ │ │ │ │ - svceq 0x00455533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00250 <__bss_end__@@Base+0x702ba0> │ │ │ │ │ + sbcseq r7, ip, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbeq r6, r4, r5, ror lr │ │ │ │ │ sbcseq r7, ip, r0, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00288 <__bss_end__@@Base+0x702bd8> │ │ │ │ │ - ldmdbvs r6!, {r0, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00290 <__bss_end__@@Base+0x702be0> │ │ │ │ │ + ldrbmi r6, [r4, #-3633]! @ 0xfffff1cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ e002d8 <__bss_end__@@Base+0x702c28> │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ e002e0 <__bss_end__@@Base+0x702c30> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r3, ror #10 │ │ │ │ │ + strbvs r6, [r1, -r3, ror #18]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e002d0 <__bss_end__@@Base+0x702c20> │ │ │ │ │ - eorseq r7, r2, r2, lsr r4 │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ e00374 <__bss_end__@@Base+0x702cc4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e002d8 <__bss_end__@@Base+0x702c28> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ e0037c <__bss_end__@@Base+0x702ccc> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e002e4 <__bss_end__@@Base+0x702c34> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e002ec <__bss_end__@@Base+0x702c3c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvc r9, #1895825408 @ 0x71000000 │ │ │ │ │ stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00308 <__bss_end__@@Base+0x702c58> │ │ │ │ │ - eorcs r6, ip, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00310 <__bss_end__@@Base+0x702c60> │ │ │ │ │ + cmnvc r9, #51, 30 @ 0xcc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - strtpl r6, [r0], -r7, ror #26 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ e004f8 <__bss_end__@@Base+0x702e48> │ │ │ │ │ + cmnvc r5, #26368 @ 0x6700 │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ e00500 <__bss_end__@@Base+0x702e50> │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbvs r7, [r2, #-1134]! @ 0xfffffb92 │ │ │ │ │ + strbvs r6, [lr, #-3948]! @ 0xfffff094 │ │ │ │ │ + rsbvc r2, r6, #100 @ 0x64 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00358 <__bss_end__@@Base+0x702ca8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e00518 <__bss_end__@@Base+0x702e68> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00360 <__bss_end__@@Base+0x702cb0> │ │ │ │ │ + stmdbvs r6!, {r0, r4, r5, sp}^ │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e00520 <__bss_end__@@Base+0x702e70> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ stmdbvs ip!, {r0, r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ sbcseq r6, ip, r3, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00380 <__bss_end__@@Base+0x702cd0> │ │ │ │ │ - rsbsvc r7, r4, #-939524096 @ 0xc8000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00388 <__bss_end__@@Base+0x702cd8> │ │ │ │ │ + rsbsvc r7, r4, r2, lsr r5 │ │ │ │ │ rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ sbcseq r7, ip, pc, ror #6 │ │ │ │ │ ldrbvc r7, [r3, #-111]! @ 0xffffff91 │ │ │ │ │ rsbscs r7, r4, r2, ror #6 │ │ │ │ │ - ldmdbmi lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ - svceq 0x00094e4f │ │ │ │ │ + ldmdbvs lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e003a8 <__bss_end__@@Base+0x702cf8> │ │ │ │ │ - eormi r0, sp, #53477376 @ 0x3300000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e003b0 <__bss_end__@@Base+0x702d00> │ │ │ │ │ + stmdbmi r0!, {r0, r1, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r3, #-111]! @ 0xffffff91 │ │ │ │ │ - ldmdbvs r4!, {r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 3, cr7, [r4, #-392]! @ 0xfffffe78 │ │ │ │ │ + subpl r4, r5, #3136 @ 0xc40 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ mcrvs 7, 3, r6, cr5, cr15, {2} │ │ │ │ │ stclvs 2, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ mcrvs 6, 3, r6, cr9, cr15, {2} │ │ │ │ │ svcpl 0x00657469 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00400 <__bss_end__@@Base+0x702d50> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00408 <__bss_end__@@Base+0x702d58> │ │ │ │ │ + mrcmi 2, 2, r5, cr5, cr2, {1} │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + cmnvs r5, r2, ror #24 │ │ │ │ │ @ instruction: 0x775f7274 │ │ │ │ │ svcpl 0x006e7261 │ │ │ │ │ strbvs r6, [r4, #-3701]! @ 0xfffff18b │ │ │ │ │ strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ cmnvs r6, r4, ror #30 │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbtvc r6, [r0], #-1388 @ 0xfffffa94 │ │ │ │ │ - rsbcs r7, r5, r9, ror #12 │ │ │ │ │ + strbtvc r6, [r1], #-1388 @ 0xfffffa94 │ │ │ │ │ + ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e00458 <__bss_end__@@Base+0x702da8> │ │ │ │ │ - strtpl r2, [r4], #-3890 @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e00460 <__bss_end__@@Base+0x702db0> │ │ │ │ │ + sbcseq r7, ip, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - svcpl 0x00726176 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - stmdbvs sp!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - svceq 0x00736c61 │ │ │ │ │ + stmdbvc lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbvs r6, r1, #120, 24 @ 0x7800 │ │ │ │ │ + sbcseq r6, ip, r5, ror #24 │ │ │ │ │ stmdbvs sp!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x76203a74 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ rsbcs r6, r5, r2, ror #24 │ │ │ │ │ ldrbtvc r7, [r3], #-1389 @ 0xfffffa93 │ │ │ │ │ rsbcs r6, r5, r0, lsr #4 │ │ │ │ │ ldmdbvc r3!, {r0, r5, r6, sp}^ │ │ │ │ │ @@ -1737592,15 +1737822,15 @@ │ │ │ │ │ subseq r4, r2, r3, asr #16 │ │ │ │ │ strpl r0, [r8], -r0 │ │ │ │ │ blmi 21d50a8 <__bss_end__@@Base+0x1ad79f8> │ │ │ │ │ cdpmi 14, 2, cr4, cr13, cr5, {2} │ │ │ │ │ strtmi r5, [sp], -pc, asr #8 │ │ │ │ │ svcmi 0x00454552 │ │ │ │ │ strpl r0, [r8], -r6, asr #32 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ msrcs (UNDEF: 96), r0 │ │ │ │ │ mvneq pc, r0, asr #5 │ │ │ │ │ @ instruction: 0xf0006908 │ │ │ │ │ svclt 0x0000b987 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ blhi 103bc84 <__bss_end__@@Base+0x93e5d4> │ │ │ │ │ @@ -1739848,37 +1740078,37 @@ │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ svceq 0x0045544f │ │ │ │ │ strbmi r2, [r4, #-3346] @ 0xfffff2ee │ │ │ │ │ ldrbpl r5, [r2, #-1107] @ 0xfffffbad │ │ │ │ │ subspl r5, r5, #1124073472 @ 0x43000000 │ │ │ │ │ blx ff94bb22 <_edata@@Base+0xfd6f8b22> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ rsceq r2, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaleq r2, r0, r4, fp │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strhteq r2, [r0], #176 @ 0xb0 │ │ │ │ │ bcc 12d4f90 <__bss_end__@@Base+0xbd78e0> │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ │ strhteq r2, [r0], #188 @ 0xbc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ mcrne 0, 0, r0, cr0, cr3, {0} │ │ │ │ │ ... │ │ │ │ │ strtcc r0, [r6], #-0 │ │ │ │ │ bcc 10037f4 <__bss_end__@@Base+0x906144> │ │ │ │ │ stmdbcc fp, {r0, r1, r3, r8, r9, fp, ip, sp} │ │ │ │ │ andseq r4, r3, #180224 @ 0x2c000 │ │ │ │ │ smladcs r0, r8, r0, r0 │ │ │ │ │ @@ -1739886,25 +1740116,25 @@ │ │ │ │ │ bleq 1c86414 <__bss_end__@@Base+0x1588d64> │ │ │ │ │ bleq 1c440f8 <__bss_end__@@Base+0x1546a48> │ │ │ │ │ movtne r1, #39207 @ 0x9927 │ │ │ │ │ movwne r1, #6460 @ 0x193c │ │ │ │ │ cdpcs 0, 2, cr0, cr8, cr0, {0} │ │ │ │ │ tsteq r9, #0, 30 │ │ │ │ │ blcc 10d1458 <__bss_end__@@Base+0x9d3da8> │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r3, lsl r0 │ │ │ │ │ andle sp, r2, r8, asr #14 │ │ │ │ │ andle r0, r0, r3, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ bl ff959e54 <_edata@@Base+0xfd706e54> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf6430fe8 │ │ │ │ │ vmov.i32 , #134217728 @ 0x08000000 │ │ │ │ │ vmax.s8 q8, , q5 │ │ │ │ │ vorr.i32 d17, #262144 @ 0x00040000 │ │ │ │ │ @@ -1740135,19 +1740365,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ ldrbvs r7, [r7, -r4, ror #2]! │ │ │ │ │ svcvs 0x002e7374 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 387310 <__stack_chk_guard@@Base+0xfa248> │ │ │ │ │ + b 38d354 <__stack_chk_guard@@Base+0x10028c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 387318 <__stack_chk_guard@@Base+0xfa250> │ │ │ │ │ + b 38d35c <__stack_chk_guard@@Base+0x100294> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 387320 <__stack_chk_guard@@Base+0xfa258> │ │ │ │ │ + b 38d360 <__stack_chk_guard@@Base+0x100298> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff95a22c <_edata@@Base+0xfd70722c> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, q10, q12 │ │ │ │ │ vqdmlal.s , d16, d0[0] │ │ │ │ │ @ instruction: 0xf8d303e0 │ │ │ │ │ @@ -1741669,46 +1741899,46 @@ │ │ │ │ │ ldrhteq r5, [lr], r8 │ │ │ │ │ adcseq r5, lr, r8, lsl #2 │ │ │ │ │ sbceq r2, r3, r8, lsr #16 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq r8, r2, r0, ror #29 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ sbcseq lr, r4, r8, ror #28 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ adcseq r5, lr, r0, asr r6 │ │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ sbceq r9, r0, r0, lsl ip │ │ │ │ │ ldrsbteq sl, [sp], r8 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ adcseq r5, lr, r8, lsl #17 │ │ │ │ │ - sbceq lr, r2, r8, lsl #15 │ │ │ │ │ + sbceq lr, r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0x010bd2b0 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ rscseq r5, sl, r8, lsl #22 │ │ │ │ │ sbceq r3, r0, r0, asr #28 │ │ │ │ │ ldrhteq r5, [lr], r8 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ strheq r7, [r3], #192 @ 0xc0 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ adcseq r6, lr, r0, lsl #1 │ │ │ │ │ adcseq sl, ip, r0, lsl r2 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ - ldrshteq r4, [pc], r0 │ │ │ │ │ + adcseq r4, pc, r0, asr #8 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ addeq r3, r0, r8, asr sl │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ adcseq r6, lr, r0, ror #6 │ │ │ │ │ umlalseq r6, lr, r8, r3 │ │ │ │ │ @@ -1744850,37 +1745080,37 @@ │ │ │ │ │ strmi r0, [pc, #-1039]! @ e0762d <__bss_end__@@Base+0x709f7d> │ │ │ │ │ eorseq r5, r1, #88 @ 0x58 │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ strbpl r5, [pc], #-1361 @ e07a48 <__bss_end__@@Base+0x70a398> │ │ │ │ │ svccs 0x00080f45 │ │ │ │ │ blx ff950a82 <_edata@@Base+0xfd6fda82> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ rsceq r7, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r7, [r0], #164 @ 0xa4 @ │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ rsceq r7, r0, r0, lsl fp │ │ │ │ │ andeq pc, r8, r9, lsl #24 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ orreq r0, ip, r1, lsl #14 │ │ │ │ │ rsceq r7, r0, ip, lsl fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stchi 1, cr0, [r7], {77} @ 0x4d │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ andeq sl, lr, r1, lsl #4 │ │ │ │ │ ... │ │ │ │ │ andseq r1, r0, #0 │ │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ │ strlt r0, [sl, #-337] @ 0xfffffeaf │ │ │ │ │ streq r0, [r0], #-2 │ │ │ │ │ andeq fp, r6, r2, lsl #26 │ │ │ │ │ @@ -1744888,25 +1745118,25 @@ │ │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ │ bleq ff88838c <_edata@@Base+0xfd63538c> │ │ │ │ │ cmpeq r3, r0 │ │ │ │ │ andeq r0, r9, r9, lsl #16 │ │ │ │ │ andls r0, r2, #0, 20 │ │ │ │ │ strpl r0, [r0], #-9 │ │ │ │ │ cdpeq 2, 10, cr1, cr2, cr1, {0} │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ rscseq r8, sl, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ andsle r4, r1, r0, lsr r1 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldmdbne r4, {r0, r1, r2, r3, r6, r9, ip, sp, lr, pc} │ │ │ │ │ ldmdbeq r2, {r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ msrcs CPSR_f, #72, 12 @ 0x4800000 │ │ │ │ │ @@ -1748062,37 +1748292,37 @@ │ │ │ │ │ andsne r0, r0, r0 │ │ │ │ │ andeq r8, r9, r2, lsl #14 │ │ │ │ │ tstne r1, r0, lsl #24 │ │ │ │ │ andeq r1, r0, sp, ror #7 │ │ │ │ │ streq r0, [lr, #-516]! @ 0xfffffdfc │ │ │ │ │ blx ff953de2 <_edata@@Base+0xfd700de2> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ rsceq sl, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r0, r4, asr lr │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ rsceq sl, r0, r0, ror lr │ │ │ │ │ andeq pc, r8, r9, lsl #24 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ orreq r0, ip, r1, lsl #14 │ │ │ │ │ rsceq sl, r0, ip, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stchi 1, cr0, [r7], {77} @ 0x4d │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ andeq sl, lr, r1, lsl #4 │ │ │ │ │ ... │ │ │ │ │ andseq r1, r0, #0 │ │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ │ strlt r0, [sl, #-337] @ 0xfffffeaf │ │ │ │ │ streq r0, [r0], #-2 │ │ │ │ │ andeq sp, r6, r2 │ │ │ │ │ @@ -1748100,25 +1748330,25 @@ │ │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ │ bleq ff64b6ec <_edata@@Base+0xfd3f86ec> │ │ │ │ │ cmpeq r3, r0 │ │ │ │ │ andeq r0, r9, r9, lsl #16 │ │ │ │ │ strge r0, [r2, #-2560] @ 0xfffff600 │ │ │ │ │ strpl r0, [r0], #-9 │ │ │ │ │ cdpeq 2, 10, cr1, cr2, cr1, {0} │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x010dbfb0 │ │ │ │ │ rscseq r7, sl, r8, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ @ instruction: 0xd00259b8 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldmdbne r4, {r0, r1, r2, r3, r6, r9, ip, sp, lr, pc} │ │ │ │ │ ldmdbeq r2, {r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ msrcs CPSR_f, #72, 12 @ 0x4800000 │ │ │ │ │ @@ -1751313,37 +1751543,37 @@ │ │ │ │ │ strbpl r5, [pc], #-1361 @ e0e0fc <__bss_end__@@Base+0x710a4c> │ │ │ │ │ streq r0, [pc, #-1861] @ e0d9bb <__bss_end__@@Base+0x71030b> │ │ │ │ │ stmdbmi ip, {r0, r1, r2, r3, r5, r8, sl, fp, lr}^ │ │ │ │ │ svceq 0x000a5453 │ │ │ │ │ strbmi r2, [sp], -r6, lsl #24 │ │ │ │ │ blx ff957142 <_edata@@Base+0xfd704142> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ rsceq lr, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strhteq lr, [r0], #20 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldrdeq lr, [r0], #16 @ │ │ │ │ │ stmdaeq r9, {r0, r3, r6, r8} │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stmdbeq r1, {r9, fp, lr} │ │ │ │ │ ldrdeq lr, [r0], #28 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mrseq r0, (UNDEF: 75) │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ orreq r0, ip, r1, lsl #14 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ │ movwvc r0, #6149 @ 0x1805 │ │ │ │ │ cmpeq r0, r4, ror r0 │ │ │ │ │ andeq r8, r2, r4, lsr #26 │ │ │ │ │ mrseq r0, SP_mon │ │ │ │ │ @@ -1751351,25 +1751581,25 @@ │ │ │ │ │ andeq r8, r2, r9, lsr #26 │ │ │ │ │ andseq r1, r0, #0 │ │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ │ strlt r0, [sl, #-337] @ 0xfffffeaf │ │ │ │ │ streq r0, [r0], #-2 │ │ │ │ │ andeq ip, r6, r2, lsl #26 │ │ │ │ │ stmdbeq r1, {r9, ip, lr} │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ rscseq r5, sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ andle r8, r0, r8, lsl #18 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldmdbne r4, {r0, r1, r2, r3, r6, r9, ip, sp, lr, pc} │ │ │ │ │ ldmdbeq r2, {r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ msrcs CPSR_f, #72, 12 @ 0x4800000 │ │ │ │ │ @@ -1752797,19 +1753027,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmncc fp, r4, ror #2 │ │ │ │ │ rsbeq r2, pc, r5, lsr lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 393bec <__stack_chk_guard@@Base+0x106b24> │ │ │ │ │ + b 399c40 <__stack_chk_guard@@Base+0x10cb78> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 393bf0 <__stack_chk_guard@@Base+0x106b28> │ │ │ │ │ + b 399c38 <__stack_chk_guard@@Base+0x10cb70> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 393c00 <__stack_chk_guard@@Base+0x106b38> │ │ │ │ │ + b 399c64 <__stack_chk_guard@@Base+0x10cb9c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff966b04 <_edata@@Base+0xfd713b04> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf6410ff8 │ │ │ │ │ vqdmlal.s q9, d0, d0[2] │ │ │ │ │ @ instruction: 0xf8d303e1 │ │ │ │ │ @@ -1754939,15 +1755169,15 @@ │ │ │ │ │ subcs pc, r8, r1, asr #12 │ │ │ │ │ rsceq pc, r1, r0, asr #5 │ │ │ │ │ ldmlt lr!, {ip, sp, lr, pc}^ │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ sbceq r9, r2, r8, lsl #10 │ │ │ │ │ ldrdeq ip, [r2], #80 @ 0x50 │ │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ │ - sbceq sp, r1, r8, lsr #21 │ │ │ │ │ + sbceq sp, r1, r0, lsl #21 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ sbceq r0, r1, r0, ror #4 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq r6, r8, ror #8 │ │ │ │ │ @@ -1754971,15 +1755201,15 @@ │ │ │ │ │ umulleq r2, r0, r0, r4 │ │ │ │ │ strheq r8, [r2], #72 @ 0x48 │ │ │ │ │ teqeq r0, r8, lsr #6 │ │ │ │ │ rscseq r5, fp, r0, lsl #1 │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ @ instruction: 0x011b2d90 │ │ │ │ │ teqeq r0, r8, ror r3 │ │ │ │ │ - sbceq r5, r2, r8, lsr #1 │ │ │ │ │ + sbceq r5, r2, r8, asr #2 │ │ │ │ │ sbceq r8, r3, r8, ror r8 │ │ │ │ │ sbceq r3, r0, r0, lsr #17 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x011b2ed0 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ @@ -1758190,37 +1758420,37 @@ │ │ │ │ │ beq e582a4 <__bss_end__@@Base+0x75abf4> │ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ │ rsbseq r0, r5, #4, 4 @ 0x40000000 │ │ │ │ │ mrseq r0, (UNDEF: 14) │ │ │ │ │ andeq sp, r1, sl, lsl #8 │ │ │ │ │ blx ff95deea <_edata@@Base+0xfd70aeea> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ rsceq r4, r1, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r1, ip, asr pc │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ rsceq r4, r1, r8, ror pc │ │ │ │ │ andeq r0, r4, #0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stmdaeq r0, {r0, r3} │ │ │ │ │ rsceq r4, r1, r4, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strle r0, [r2], -r0, lsl #24 │ │ │ │ │ ... │ │ │ │ │ strvc r0, [r1], #-1028 @ 0xfffffbfc │ │ │ │ │ andcs r5, r1, r0 │ │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ │ movwvc r0, #6149 @ 0x1805 │ │ │ │ │ cmpeq r0, r4, ror r0 │ │ │ │ │ @@ -1758228,25 +1758458,25 @@ │ │ │ │ │ mrseq r0, SP_mon │ │ │ │ │ cmpeq r0, r7, ror r0 │ │ │ │ │ andeq r8, r2, r9, lsr #26 │ │ │ │ │ andseq r1, r0, #0 │ │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ │ strlt r0, [sl, #-337] @ 0xfffffeaf │ │ │ │ │ streq r0, [r0], #-2 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq ip, r0, lsr #32 @ │ │ │ │ │ tsteq r9, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ ldrdle pc, [r3], -r0 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldmdbne r4, {r0, r1, r2, r3, r6, r9, ip, sp, lr, pc} │ │ │ │ │ ldmdbeq r2, {r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ msrcs CPSR_f, #72, 12 @ 0x4800000 │ │ │ │ │ @@ -1759913,19 +1760143,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbtcc r7, [fp], -r4, ror #2 │ │ │ │ │ rsbeq r2, pc, r1, lsr lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 39ad64 <__stack_chk_guard@@Base+0x10dc9c> │ │ │ │ │ + b 3a0de8 <__stack_chk_guard@@Base+0x113d20> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 39ad64 <__stack_chk_guard@@Base+0x10dc9c> │ │ │ │ │ + b 3a0dd0 <__stack_chk_guard@@Base+0x113d08> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 39ad70 <__stack_chk_guard@@Base+0x10dca8> │ │ │ │ │ + b 3a0de8 <__stack_chk_guard@@Base+0x113d20> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cdpvs 15, 6, cr6, cr14, cr14, {3} │ │ │ │ │ strbtvc r6, [r1], #-1893 @ 0xfffff89b │ │ │ │ │ svcpl 0x00657669 │ │ │ │ │ stmdbvs lr!, {r2, r3, r5, r6, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @@ -1759955,1516 +1760185,1518 @@ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ + cdpvs 0, 6, cr7, cr5, cr15, {3} │ │ │ │ │ + sbcseq lr, pc, r2, ror r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16948 <__bss_end__@@Base+0x719298> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16950 <__bss_end__@@Base+0x7192a0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldmdbmi r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + ldrbtvc r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ ldrbvs r6, [r6, #-371]! @ 0xfffffe8d │ │ │ │ │ rsbeq r6, r6, r4, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16978 <__bss_end__@@Base+0x7192c8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16980 <__bss_end__@@Base+0x7192d0> │ │ │ │ │ + cmppl r5, #12800 @ 0x3200 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cmncc lr, r9, ror #30 │ │ │ │ │ + rsbeq r6, lr, r9, ror #30 │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ rsbsvc r5, r0, #116, 30 @ 0x1d0 │ │ │ │ │ cmnvc r9, #-1811939327 @ 0x94000001 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cdpeq 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e169c8 <__bss_end__@@Base+0x719318> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e169d0 <__bss_end__@@Base+0x719320> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldrbtvc r7, [r3], #-613 @ 0xfffffd9b │ │ │ │ │ - cdpmi 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + svcvs 0x00737265 │ │ │ │ │ + stclvs 4, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16a08 <__bss_end__@@Base+0x719358> │ │ │ │ │ - tstcc sl, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16a10 <__bss_end__@@Base+0x719360> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ cmnvs sp, #482344960 @ 0x1cc00000 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - ldrbtvc r6, [r4], #-865 @ 0xfffffc9f │ │ │ │ │ - stclcs 15, cr6, [lr], #-420 @ 0xfffffe5c │ │ │ │ │ + ldrbvc r6, [r4, -r1, ror #6]! │ │ │ │ │ + mcrvs 2, 3, r7, cr5, cr15, {2} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16a58 <__bss_end__@@Base+0x7193a8> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ e16c14 <__bss_end__@@Base+0x719564> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16a60 <__bss_end__@@Base+0x7193b0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - @ instruction: 0x77617273 │ │ │ │ │ + cmpvc pc, #482344960 @ 0x1cc00000 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ rsbseq r7, r0, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16aa0 <__bss_end__@@Base+0x7193f0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16aa8 <__bss_end__@@Base+0x7193f8> │ │ │ │ │ + stmdaeq r9, {r1, r4, r5, ip, lr} │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbvs r6, r5, #25088 @ 0x6200 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, r5, r2, ror #24 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r2, #494927872 @ 0x1d800000 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16ad8 <__bss_end__@@Base+0x719428> │ │ │ │ │ - ldmdbmi r3, {r0, r1, r4, r5, r8, ip, sp}^ │ │ │ │ │ - blvs 26ef1d8 <_edata@@Base+0x49c1d8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16ae0 <__bss_end__@@Base+0x719430> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + blvs 26ef1e0 <_edata@@Base+0x49c1e0> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - ldcmi 3, cr7, [r1, #-464]! @ 0xfffffe30 │ │ │ │ │ + mcrvs 3, 3, r7, cr15, cr4, {3} │ │ │ │ │ strbvc r6, [lr, #-3681]! @ 0xfffff19f │ │ │ │ │ svcpl 0x00797469 │ │ │ │ │ - cdpvs 6, 6, cr7, cr1, cr6, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #106954752 @ 0x6600000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16b08 <__bss_end__@@Base+0x719458> │ │ │ │ │ - ldclcs 12, cr6, [r4, #-204]! @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16b10 <__bss_end__@@Base+0x719460> │ │ │ │ │ + cmncc r9, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - cmnvs r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - blvs 29af290 <_edata@@Base+0x75c290> │ │ │ │ │ + cdpvs 3, 6, cr6, cr5, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + blvs 29af298 <_edata@@Base+0x75c298> │ │ │ │ │ cmpcc pc, r5, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16b48 <__bss_end__@@Base+0x719498> │ │ │ │ │ - ldrbvs r6, [r4, #-3633]! @ 0xfffff1cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16b50 <__bss_end__@@Base+0x7194a0> │ │ │ │ │ + movtpl r4, #23857 @ 0x5d31 │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00726567 │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-440]! @ e16b78 <__bss_end__@@Base+0x7194c8> │ │ │ │ │ + eorspl r0, r1, #-939524096 @ 0xc8000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16b80 <__bss_end__@@Base+0x7194d0> │ │ │ │ │ - ldrbvs r6, [r6, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16b88 <__bss_end__@@Base+0x7194d8> │ │ │ │ │ + cmnvs r9, r2, lsr sp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cdpvs 13, 5, cr6, cr15, cr15, {3} │ │ │ │ │ strbvs r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ ldrbtvc r5, [r3], #-3948 @ 0xfffff094 │ │ │ │ │ mcrvs 4, 3, r6, cr5, cr5, {3} │ │ │ │ │ - cmnvs r4, #116, 30 @ 0x1d0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r5, cr4, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16bd0 <__bss_end__@@Base+0x719520> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16bd8 <__bss_end__@@Base+0x719528> │ │ │ │ │ + @ instruction: 0x6d6d7932 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + movtmi r6, #5484 @ 0x156c │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - rsbcs r6, lr, r4, ror r1 │ │ │ │ │ + @ instruction: 0x56206e74 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16c18 <__bss_end__@@Base+0x719568> │ │ │ │ │ - cmnvc r5, #12800 @ 0x3200 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16c20 <__bss_end__@@Base+0x719570> │ │ │ │ │ + rsbsvc r6, r7, #838860800 @ 0x32000000 │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + svcmi 0x00434131 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ sbcseq lr, pc, ip, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16c50 <__bss_end__@@Base+0x7195a0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16c58 <__bss_end__@@Base+0x7195a8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - sbcseq r7, pc, lr, ror #8 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ mrcvs 2, 3, r7, cr5, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16c90 <__bss_end__@@Base+0x7195e0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16c98 <__bss_end__@@Base+0x7195e8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbtpl r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ sbcseq lr, pc, r6, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16cd8 <__bss_end__@@Base+0x719628> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16ce0 <__bss_end__@@Base+0x719630> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e16ce4 <__bss_end__@@Base+0x719634> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e16cec <__bss_end__@@Base+0x71963c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #1694498816 @ 0x65000000 │ │ │ │ │ + strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ - ldrbtvs r6, [r2], #-3956 @ 0xfffff08c │ │ │ │ │ - rsbvc r6, r2, #25856 @ 0x6500 │ │ │ │ │ + cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + beq 11f4060 <__bss_end__@@Base+0xaf69b0> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16d18 <__bss_end__@@Base+0x719668> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16d20 <__bss_end__@@Base+0x719670> │ │ │ │ │ + ldmdbmi r3, {r0, r4, r5, r8, ip, sp}^ │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbscs r6, r8, ip, ror #10 │ │ │ │ │ strbvs r6, [r5, #-1892]! @ 0xfffff89c │ │ │ │ │ sbcseq lr, pc, r6, ror r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16d48 <__bss_end__@@Base+0x719698> │ │ │ │ │ - sbcseq r7, pc, r3, lsr r3 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16d50 <__bss_end__@@Base+0x7196a0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - strtpl r6, [r0], -r3, ror #22 │ │ │ │ │ - svcpl 0x00454b54 │ │ │ │ │ + ldrbtvc r6, [r2], #-2915 @ 0xfffff49d │ │ │ │ │ + cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ stclvs 15, cr5, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvc r6, r1, #6464 @ 0x1940 │ │ │ │ │ - rsbpl r7, pc, r5, ror #8 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16d90 <__bss_end__@@Base+0x7196e0> │ │ │ │ │ - stmdaeq pc, {r1, r4, r5, r9, fp} @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16d98 <__bss_end__@@Base+0x7196e8> │ │ │ │ │ + eorpl r6, r0, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + mrrcmi 3, 6, r7, r0, cr5 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - cmnvs lr, #-268435450 @ 0xf0000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16dd8 <__bss_end__@@Base+0x719728> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16de0 <__bss_end__@@Base+0x719730> │ │ │ │ │ + stclvs 15, cr6, [sp, #-196]! @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrcs r0, [r1, #-2675]! @ 0xfffff58d │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ stmdbvs r4!, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ │ sbcseq lr, pc, r2, ror r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16e18 <__bss_end__@@Base+0x719768> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16e20 <__bss_end__@@Base+0x719770> │ │ │ │ │ + rsbsvc r6, r5, #51, 30 @ 0xcc │ │ │ │ │ ldrbvs r6, [r2, #-2372]! @ 0xfffff6bc │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbvc r2, pc, r9, ror r0 @ │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - andne r4, pc, r4, asr r5 @ │ │ │ │ │ + cmnvs r8, pc, asr r5 │ │ │ │ │ cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ @ instruction: 0x66656c5f │ │ │ │ │ - ldrbvs r7, [pc], #-1140 @ e16ff8 <__bss_end__@@Base+0x719948> │ │ │ │ │ - strbtvs r7, [r9], #-1641 @ 0xfffff997 │ │ │ │ │ + stmdaeq pc, {r2, r4, r5, r6, r9, fp} @ │ │ │ │ │ + ldrbpl r5, [r0, #-812] @ 0xfffffcd4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16e50 <__bss_end__@@Base+0x7197a0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16e58 <__bss_end__@@Base+0x7197a8> │ │ │ │ │ + beq 11e84dc <__bss_end__@@Base+0xaeae2c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ - ldrbtpl r6, [r2], #-1384 @ 0xfffffa98 │ │ │ │ │ - stmdaeq lr, {r0, r3, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ + cmnvs sl, r8, ror #8 │ │ │ │ │ + cmnvs lr, #415236096 @ 0x18c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16e90 <__bss_end__@@Base+0x7197e0> │ │ │ │ │ - stmdavc r9!, {r0, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16e98 <__bss_end__@@Base+0x7197e8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ strbtvc r6, [r6], #-2406 @ 0xfffff69a │ │ │ │ │ sbcseq lr, pc, r8, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16ed0 <__bss_end__@@Base+0x719820> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16ed8 <__bss_end__@@Base+0x719828> │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbtvc r6, [lr], #-2414 @ 0xfffff692 │ │ │ │ │ sbcseq lr, pc, r8, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16f10 <__bss_end__@@Base+0x719860> │ │ │ │ │ - strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16f18 <__bss_end__@@Base+0x719868> │ │ │ │ │ + mcrvs 3, 3, r6, cr15, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ e16f24 <__bss_end__@@Base+0x719874> │ │ │ │ │ - strbpl r4, [r3], #-3634 @ 0xfffff1ce │ │ │ │ │ + strbtvc r6, [lr], #-3955 @ 0xfffff08d │ │ │ │ │ + svcvs 0x00756e69 │ │ │ │ │ rsbseq r7, r4, r0, ror r5 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16f50 <__bss_end__@@Base+0x7198a0> │ │ │ │ │ - svcvs 0x00646e31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16f58 <__bss_end__@@Base+0x7198a8> │ │ │ │ │ + rsbvs r6, r1, #802816 @ 0xc4000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + ldrbpl r7, [r1, #-869] @ 0xfffffc9b │ │ │ │ │ rsbvc r6, sp, r3, ror r1 │ │ │ │ │ sbcseq r6, pc, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16f90 <__bss_end__@@Base+0x7198e0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e17150 <__bss_end__@@Base+0x719aa0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16f98 <__bss_end__@@Base+0x7198e8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e17158 <__bss_end__@@Base+0x719aa8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbtvc r6, [r8], #-2419 @ 0xfffff68d │ │ │ │ │ sbcseq lr, pc, r8, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e16fb8 <__bss_end__@@Base+0x719908> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e16fc0 <__bss_end__@@Base+0x719910> │ │ │ │ │ + stmdbeq sl, {r0, r4, r5, r9, sl, fp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvc sp, #482344960 @ 0x1cc00000 │ │ │ │ │ - sbcseq r6, pc, r9, ror sp @ │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmpvs pc, sl, ror lr @ │ │ │ │ │ - ldrbvc r6, [pc], #-1124 @ e171a4 <__bss_end__@@Base+0x719af4> │ │ │ │ │ + ldrbvc r6, [pc], #-1124 @ e171ac <__bss_end__@@Base+0x719afc> │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - movtpl r4, #27954 @ 0x6d32 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17000 <__bss_end__@@Base+0x719950> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17008 <__bss_end__@@Base+0x719958> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-484]! @ e1700c <__bss_end__@@Base+0x71995c> │ │ │ │ │ + rsbscs r6, r9, r1, lsr ip │ │ │ │ │ cmnvc r5, #26112 @ 0x6600 │ │ │ │ │ rsbeq r6, r4, r8, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17048 <__bss_end__@@Base+0x719998> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17050 <__bss_end__@@Base+0x7199a0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svcvs 0x00726f73 │ │ │ │ │ - rsbseq r7, r0, r1, ror #8 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ subsvc r6, pc, r4, ror r5 @ │ │ │ │ │ strbvc r6, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ cmpvc pc, #1761607680 @ 0x69000000 │ │ │ │ │ - mcrvs 13, 3, r6, cr15, cr9, {3} │ │ │ │ │ + cmpvs r6, r9, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17098 <__bss_end__@@Base+0x7199e8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e170a0 <__bss_end__@@Base+0x7199f0> │ │ │ │ │ + rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - blmi 1e74010 <__bss_end__@@Base+0x1776960> │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ svcpl 0x0072656e │ │ │ │ │ ldmdbvs r3!, {r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - subpl r4, sp, r3, ror r9 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e170e0 <__bss_end__@@Base+0x719a30> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e170e8 <__bss_end__@@Base+0x719a38> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-440]! @ e17110 <__bss_end__@@Base+0x719a60> │ │ │ │ │ + bcs 21ebb90 <__bss_end__@@Base+0x1aee4e0> │ │ │ │ │ ldrbtvc r6, [r3], #-3952 @ 0xfffff090 │ │ │ │ │ ldrbvs r7, [r0, #-1395]! @ 0xfffffa8d │ │ │ │ │ rsbvc r7, r3, #-939524095 @ 0xc8000001 │ │ │ │ │ - cdpvs 0, 7, cr7, cr4, cr9, {3} │ │ │ │ │ + cmnvs r4, r9, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17128 <__bss_end__@@Base+0x719a78> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17130 <__bss_end__@@Base+0x719a80> │ │ │ │ │ + ldrbtvc r6, [r3], #-2353 @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ - eorscc r3, r4, #819200 @ 0xc8000 │ │ │ │ │ + cmnvs r9, #108, 2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbsvc r6, r3, r7, asr #30 │ │ │ │ │ ldmdbvs pc, {r0, r2, r5, r6, r9, ip, sp, lr}^ @ │ │ │ │ │ ldrbvs r5, [sl, #-3950] @ 0xfffff092 │ │ │ │ │ strbvs r6, [r2, #-3177]! @ 0xfffff397 │ │ │ │ │ rsbvc r6, r5, #29884416 @ 0x1c80000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17178 <__bss_end__@@Base+0x719ac8> │ │ │ │ │ - svcvs 0x00697433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17180 <__bss_end__@@Base+0x719ad0> │ │ │ │ │ + strtcs r6, [r0], #-3891 @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - cmnvc lr, #1342177286 @ 0x50000006 │ │ │ │ │ + svcvs 0x00727265 │ │ │ │ │ cmpvc pc, #-603979775 @ 0xdc000001 │ │ │ │ │ ldrbvs r7, [r4, #-889]! @ 0xfffffc87 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - bcs 232c0f8 <_edata@@Base+0xd90f8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e171c0 <__bss_end__@@Base+0x719b10> │ │ │ │ │ - strbmi r4, [fp, #-307] @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e171c8 <__bss_end__@@Base+0x719b18> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - cmnvc r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + cdpvs 3, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + rsbscs r6, r2, r5, ror #2 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbvc r6, [lr, #-2420]! @ 0xfffff68c │ │ │ │ │ svcpl 0x0073756f │ │ │ │ │ @ instruction: 0x66696e75 │ │ │ │ │ - svcpl 0x006d726f │ │ │ │ │ - ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ + stclvs 2, cr7, [sp, #-444]! @ 0xfffffe44 │ │ │ │ │ + strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17218 <__bss_end__@@Base+0x719b68> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17220 <__bss_end__@@Base+0x719b70> │ │ │ │ │ + ldrmi r0, [r1, #-306]! @ 0xfffffece │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cmnvs r2, ip, ror #10 │ │ │ │ │ - subpl r6, pc, r0, ror r8 @ │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 12, 6, cr6, cr9, cr3, {3} │ │ │ │ │ cdpvs 12, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17258 <__bss_end__@@Base+0x719ba8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17260 <__bss_end__@@Base+0x719bb0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ ldmdbvc r4!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], #-1392 @ 0xfffffa90 │ │ │ │ │ - rsbvc r7, r1, #99614720 @ 0x5f00000 │ │ │ │ │ + cmnvs lr, #112, 10 @ 0x1c000000 │ │ │ │ │ + subspl r5, r0, #1694498816 @ 0x65000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17290 <__bss_end__@@Base+0x719be0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e17450 <__bss_end__@@Base+0x719da0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17298 <__bss_end__@@Base+0x719be8> │ │ │ │ │ + stcmi 1, cr3, [r4, #-196]! @ 0xffffff3c │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e17458 <__bss_end__@@Base+0x719da8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldrbtvs r7, [r4], #-863 @ 0xfffffca1 │ │ │ │ │ - rsbsvs r7, r4, #465567744 @ 0x1bc00000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r4, pc, ror #10 │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e172c0 <__bss_end__@@Base+0x719c10> │ │ │ │ │ - svcpl 0x00434931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e172c8 <__bss_end__@@Base+0x719c18> │ │ │ │ │ + teqcc ip, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ @ instruction: 0x76746172 │ │ │ │ │ rsbseq r7, r3, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17310 <__bss_end__@@Base+0x719c60> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17318 <__bss_end__@@Base+0x719c68> │ │ │ │ │ + andeq ip, r1, r1, lsr fp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ rsbsvc r6, r4, #108, 10 @ 0x1b000000 │ │ │ │ │ sbcseq r7, pc, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17350 <__bss_end__@@Base+0x719ca0> │ │ │ │ │ - ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17358 <__bss_end__@@Base+0x719ca8> │ │ │ │ │ + ldclvs 1, cr6, [r0], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - strtpl r7, [r0], -lr, ror #6 │ │ │ │ │ + stclmi 3, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ andeq r6, r0, ip, ror #18 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17398 <__bss_end__@@Base+0x719ce8> │ │ │ │ │ - blmi 1e6aa18 <__bss_end__@@Base+0x176d368> │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ e17558 <__bss_end__@@Base+0x719ea8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e173a0 <__bss_end__@@Base+0x719cf0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ e17560 <__bss_end__@@Base+0x719eb0> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r2, lr, ror #6 │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + stclvs 3, cr7, [r1], #-440 @ 0xfffffe48 │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ cdpvs 15, 7, cr6, cr2, cr8, {3} │ │ │ │ │ sbcseq r7, pc, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e173e0 <__bss_end__@@Base+0x719d30> │ │ │ │ │ - mrrcvs 13, 3, r6, pc, cr1 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e173e8 <__bss_end__@@Base+0x719d38> │ │ │ │ │ + ldrbpl r6, [r0, #-1329] @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbmi r5!, {r0, r1, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbvs r6, [r4, #-371]! @ 0xfffffe8d │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - stmdavs r1!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + rsbvc r5, r7, #404 @ 0x194 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17430 <__bss_end__@@Base+0x719d80> │ │ │ │ │ - movtmi r5, #37937 @ 0x9431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17438 <__bss_end__@@Base+0x719d88> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17460 <__bss_end__@@Base+0x719db0> │ │ │ │ │ - rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17468 <__bss_end__@@Base+0x719db8> │ │ │ │ │ + cmpmi sp, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - streq r7, [pc, #-869] @ e172df <__bss_end__@@Base+0x719c2f> │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x0072675f │ │ │ │ │ rsbvc r6, r5, #1568 @ 0x620 │ │ │ │ │ rsbsvs r7, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ rsbsvc r6, r4, r3, ror r5 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e174b0 <__bss_end__@@Base+0x719e00> │ │ │ │ │ - @ instruction: 0x61207433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e174b8 <__bss_end__@@Base+0x719e08> │ │ │ │ │ + ldrbvc r7, [r0, #-1075]! @ 0xfffffbcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + strbpl r5, [pc], #-1331 @ e1769c <__bss_end__@@Base+0x719fec> │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r0, r1, r2, r3, r4, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17500 <__bss_end__@@Base+0x719e50> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17508 <__bss_end__@@Base+0x719e58> │ │ │ │ │ + cmpcs r5, r2, lsr r4 │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ svcpl 0x006e696d │ │ │ │ │ rsbvc r6, r7, #100, 10 @ 0x19000000 │ │ │ │ │ - stclcs 5, cr6, [pc, #-404]! @ e17554 <__bss_end__@@Base+0x719ea4> │ │ │ │ │ - andne r0, pc, r2, lsr r7 @ │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17540 <__bss_end__@@Base+0x719e90> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17548 <__bss_end__@@Base+0x719e98> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ e17588 <__bss_end__@@Base+0x719ed8> │ │ │ │ │ + pushmi {r0, r4, r5, r8, sl, lr} │ │ │ │ │ ldrbtvc r6, [r8], #-1390 @ 0xfffffa92 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17580 <__bss_end__@@Base+0x719ed0> │ │ │ │ │ - strbvc r2, [lr, #-50] @ 0xffffffce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17588 <__bss_end__@@Base+0x719ed8> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ e17744 <__bss_end__@@Base+0x71a094> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ cmnvc lr, #432013312 @ 0x19c00000 │ │ │ │ │ mrcvs 13, 3, r6, cr4, cr4, {3} │ │ │ │ │ - cmnvs lr, #465567744 @ 0x1bc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e175c8 <__bss_end__@@Base+0x719f18> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e175d0 <__bss_end__@@Base+0x719f20> │ │ │ │ │ + rsbvc r7, r1, r3, lsr r2 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ cmpvc pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ cdpvs 15, 6, cr6, cr14, cr3, {3} │ │ │ │ │ ldrbvs r6, [r4, #-869]! @ 0xfffffc9b │ │ │ │ │ - ldmdbcc r7!, {r2, r5, r6, r9, ip, sp} │ │ │ │ │ + vnmulvs.f16 s13, s30, s9 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17600 <__bss_end__@@Base+0x719f50> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17608 <__bss_end__@@Base+0x719f58> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbvs r7, [lr, #-872]! @ 0xfffffc98 │ │ │ │ │ - rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvc r6, [r1], #-883 @ 0xfffffc8d │ │ │ │ │ rsbsvc r6, r2, r4, ror r5 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17650 <__bss_end__@@Base+0x719fa0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17658 <__bss_end__@@Base+0x719fa8> │ │ │ │ │ + stclvs 15, cr6, [sp, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - @ instruction: 0x432d7368 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr8, {3} │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ strbtvc r6, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ - cmpvs r6, r1, rrx │ │ │ │ │ + rsbscs r6, r3, r1, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e176a0 <__bss_end__@@Base+0x719ff0> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e176a8 <__bss_end__@@Base+0x719ff8> │ │ │ │ │ + blmi 1e6ad2c <__bss_end__@@Base+0x176d67c> │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - svcvs 0x00726465 │ │ │ │ │ + cmneq r8, r1, rrx │ │ │ │ │ strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ sbcseq r7, pc, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e176d0 <__bss_end__@@Base+0x71a020> │ │ │ │ │ - subpl r3, r1, #1073741836 @ 0x4000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e176d8 <__bss_end__@@Base+0x71a028> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ - ldrbvc r7, [pc, #-885] @ e1754f <__bss_end__@@Base+0x719e9f> │ │ │ │ │ + ldrbvc r7, [pc, #-885] @ e17557 <__bss_end__@@Base+0x719ea7> │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ - mrrcmi 13, 7, r6, r3, cr2 │ │ │ │ │ + eorpl r6, r0, r2, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17720 <__bss_end__@@Base+0x71a070> │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17728 <__bss_end__@@Base+0x71a078> │ │ │ │ │ + ldrbpl r5, [r5], #-50 @ 0xffffffce │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stclcs 5, cr6, [pc, #-432]! @ e17750 <__bss_end__@@Base+0x71a0a0> │ │ │ │ │ - ldrbmi r4, [pc, #-819] @ e175d1 <__bss_end__@@Base+0x719f21> │ │ │ │ │ + ldmdbvs r2!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cdpvs 13, 5, cr6, cr15, cr15, {3} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr9, cr12, {3} │ │ │ │ │ + ldmdbmi r4, {r2, r3, r5, r6, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17768 <__bss_end__@@Base+0x71a0b8> │ │ │ │ │ - rsbvc r6, pc, #52428800 @ 0x3200000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17770 <__bss_end__@@Base+0x71a0c0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ + cmpvs r6, ip, ror #10 │ │ │ │ │ svcvs 0x006c6f63 │ │ │ │ │ stmdavc pc!, {r1, r4, r5, r6, r9, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17798 <__bss_end__@@Base+0x71a0e8> │ │ │ │ │ - strbvs r6, [lr, #-2354]! @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e177a0 <__bss_end__@@Base+0x71a0f0> │ │ │ │ │ + rsbvc r6, r2, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cdpvs 0, 6, cr7, cr5, cr15, {3} │ │ │ │ │ stmdbvs r2!, {r0, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldmdbvc r2!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e177d8 <__bss_end__@@Base+0x71a128> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e177e0 <__bss_end__@@Base+0x71a130> │ │ │ │ │ + @ instruction: 0x676f7233 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvs r4, #112, 10 @ 0x1c000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 5, 3, r7, cr4, cr0, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ @ instruction: 0x6772615f │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdaeq r8, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17838 <__bss_end__@@Base+0x71a188> │ │ │ │ │ - svcpl 0x006e6131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17840 <__bss_end__@@Base+0x71a190> │ │ │ │ │ + stmdapl r5, {r0, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e17a14 <__bss_end__@@Base+0x71a364> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e17a1c <__bss_end__@@Base+0x71a36c> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ + stccs 15, cr0, [r8], {110} @ 0x6e │ │ │ │ │ cmnvs r3, #-2080374783 @ 0x84000001 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17878 <__bss_end__@@Base+0x71a1c8> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ e17a34 <__bss_end__@@Base+0x71a384> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17880 <__bss_end__@@Base+0x71a1d0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ e17880 <__bss_end__@@Base+0x71a1d0> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ e17888 <__bss_end__@@Base+0x71a1d8> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r3, lr, ror #6 │ │ │ │ │ + rsbvs r7, sp, #-1207959551 @ 0xb8000001 │ │ │ │ │ cmnvc r3, r0, ror ip │ │ │ │ │ ldrbvs r6, [r2, #-373]! @ 0xfffffe8b │ │ │ │ │ - strbtvc r6, [r1], #-3699 @ 0xfffff18d │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + subpl r4, r9, r3, ror ip │ │ │ │ │ + svcpl 0x00434954 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e178c0 <__bss_end__@@Base+0x71a210> │ │ │ │ │ - sbcseq lr, pc, r3, lsr r6 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e178c8 <__bss_end__@@Base+0x71a218> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ mcrvs 14, 3, r6, cr11, cr5, {3} │ │ │ │ │ rsbeq r7, lr, pc, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17900 <__bss_end__@@Base+0x71a250> │ │ │ │ │ - subpl r4, r9, r1, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17908 <__bss_end__@@Base+0x71a258> │ │ │ │ │ + @ instruction: 0x665f7431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r7, [r5], #-592 @ 0xfffffdb0 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ - svcpl 0x00437365 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ stmdavc r5!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17948 <__bss_end__@@Base+0x71a298> │ │ │ │ │ - rsbvc r6, ip, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17950 <__bss_end__@@Base+0x71a2a0> │ │ │ │ │ + ldmdbvs r5!, {r0, r4, r5, r8, ip, sp, lr}^ │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbmi r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ cmpvs pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbvs r6, [lr, #-3695]! @ 0xfffff191 │ │ │ │ │ strbtvs r7, [r5], #-1123 @ 0xfffffb9d │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17980 <__bss_end__@@Base+0x71a2d0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17988 <__bss_end__@@Base+0x71a2d8> │ │ │ │ │ + strbtvs r7, [r5], #-563 @ 0xfffffdcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ e179c8 <__bss_end__@@Base+0x71a318> │ │ │ │ │ + streq r0, [pc, #-2098] @ e1733a <__bss_end__@@Base+0x719c8a> │ │ │ │ │ cmnvc r3, #108, 2 │ │ │ │ │ cmnvs r9, pc, ror #6 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e179c8 <__bss_end__@@Base+0x71a318> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e179d0 <__bss_end__@@Base+0x71a320> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1776 @ 0x6f0 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbseq r6, r2, r5, lsr #30 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17a10 <__bss_end__@@Base+0x71a360> │ │ │ │ │ - cmpmi ip, r3, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17a18 <__bss_end__@@Base+0x71a368> │ │ │ │ │ + @ instruction: 0x6c616933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ + ldrbvs r6, [r6, #-1381]! @ 0xfffffa9b │ │ │ │ │ + sbcseq r7, pc, ip, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ svcvs 0x006f725f │ │ │ │ │ ldrbvs r5, [r2, #-3956]! @ 0xfffff08c │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldmdaeq r0, {r2, r3, r5, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17a60 <__bss_end__@@Base+0x71a3b0> │ │ │ │ │ - @ instruction: 0x676e6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17a68 <__bss_end__@@Base+0x71a3b8> │ │ │ │ │ + cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ strbtvs r6, [r5], -ip, ror #8 │ │ │ │ │ rsbseq r6, r4, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17aa8 <__bss_end__@@Base+0x71a3f8> │ │ │ │ │ - rsbvc r6, sp, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17ab0 <__bss_end__@@Base+0x71a400> │ │ │ │ │ + ldmdbvs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - stmdaeq lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ andeq r0, r0, r0, asr #26 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17ae8 <__bss_end__@@Base+0x71a438> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17af0 <__bss_end__@@Base+0x71a440> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ - sbcseq r7, pc, r5, ror #6 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ strbtvs r7, [lr], #-1382 @ 0xfffffa9a │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr1, {3} │ │ │ │ │ svcpl 0x006c6174 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17b38 <__bss_end__@@Base+0x71a488> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17b40 <__bss_end__@@Base+0x71a490> │ │ │ │ │ + cmnvs lr, r3, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - ldrbmi r4, [r6, #-1329] @ 0xfffffacf │ │ │ │ │ + cmnvs r3, #1761607680 @ 0x69000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ strbvs r5, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ - svcvs 0x00662078 │ │ │ │ │ - strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ + ldmdbvs r2!, {r3, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17b80 <__bss_end__@@Base+0x71a4d0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17b88 <__bss_end__@@Base+0x71a4d8> │ │ │ │ │ + cmnvs r5, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - cmnvs r4, r3, ror r5 │ │ │ │ │ - cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ + rsbcs r6, sp, r3, ror pc │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r3!, {r0, r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ sbcseq r7, pc, sp, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17bc8 <__bss_end__@@Base+0x71a518> │ │ │ │ │ - sbcseq r3, pc, r1, lsr r1 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17bd0 <__bss_end__@@Base+0x71a520> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbscs r6, r2, pc, ror #28 │ │ │ │ │ - strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r0, r4, rrx │ │ │ │ │ svcpl 0x00667265 │ │ │ │ │ strbvs r6, [lr, #-1383]! @ 0xfffffa99 │ │ │ │ │ stmdbvs ip!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - smccc 18010 @ 0x465a │ │ │ │ │ + rsbeq r6, r4, sl, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17c18 <__bss_end__@@Base+0x71a568> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17c20 <__bss_end__@@Base+0x71a570> │ │ │ │ │ + ldmdaeq r0, {r0, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr15, cr15, {3} │ │ │ │ │ + cmpvs r6, pc, ror #28 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmnvs r5, #-1073741800 @ 0xc0000018 │ │ │ │ │ - rsbvs r7, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #18 │ │ │ │ │ + rsbvc r6, sp, r3, asr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17c48 <__bss_end__@@Base+0x71a598> │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17c50 <__bss_end__@@Base+0x71a5a0> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ cmnvs r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ eorpl r7, r0, #104, 18 @ 0x1a0000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbtvc r6, [r3], #-1388 @ 0xfffffa94 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ strbtvc r6, [r1], #-1382 @ 0xfffffa9a │ │ │ │ │ rsbvc r7, r5, r5, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17c78 <__bss_end__@@Base+0x71a5c8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17c80 <__bss_end__@@Base+0x71a5d0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbtvs r7, [lr], #-869 @ 0xfffffc9b │ │ │ │ │ + ldmdaeq r4!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ sbcseq r7, pc, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17cb8 <__bss_end__@@Base+0x71a608> │ │ │ │ │ - beq 222b340 <__bss_end__@@Base+0x1b2dc90> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17cc0 <__bss_end__@@Base+0x71a610> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr7, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbvs r6, [r4, #-2412]! @ 0xfffff694 │ │ │ │ │ rsbeq r6, ip, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17ce8 <__bss_end__@@Base+0x71a638> │ │ │ │ │ - strbtvc r6, [r3], #-2355 @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17cf0 <__bss_end__@@Base+0x71a640> │ │ │ │ │ + mrceq 13, 2, r4, cr0, cr3, {1} │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ svcvs 0x006e6f6d │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ stclvs 4, cr6, [r9, #-380]! @ 0xfffffe84 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldclcs 14, cr6, [r3, #-444]! @ 0xfffffe44 │ │ │ │ │ - bmi 176439c <__bss_end__@@Base+0x1066cec> │ │ │ │ │ + cmnvs r3, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17d28 <__bss_end__@@Base+0x71a678> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17d30 <__bss_end__@@Base+0x71a680> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - stclcs 5, cr6, [pc, #-440]! @ e17d50 <__bss_end__@@Base+0x71a6a0> │ │ │ │ │ - svcpl 0x00494231 │ │ │ │ │ + cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ svcvs 0x006e6962 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17d70 <__bss_end__@@Base+0x71a6c0> │ │ │ │ │ - strbtvc r6, [r3], #-306 @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17d78 <__bss_end__@@Base+0x71a6c8> │ │ │ │ │ + tstcc r1, r2, lsr pc │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ @ instruction: 0x675f7679 │ │ │ │ │ rsbeq r6, r4, r2, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17da0 <__bss_end__@@Base+0x71a6f0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17da8 <__bss_end__@@Base+0x71a6f8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r4, r9, ror #28 │ │ │ │ │ stmdbvc ip!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x2d736973 │ │ │ │ │ + ldmdbmi r3, {r0, r4, r5, r8, ip, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17de0 <__bss_end__@@Base+0x71a730> │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17de8 <__bss_end__@@Base+0x71a738> │ │ │ │ │ + rsbvc r7, pc, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - blvs 29b0590 <_edata@@Base+0x75d590> │ │ │ │ │ + stmdaeq lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + blvs 29b0598 <_edata@@Base+0x75d598> │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17e20 <__bss_end__@@Base+0x71a770> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17e28 <__bss_end__@@Base+0x71a778> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svceq 0x00617262 │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ strbtvs r6, [r7], -r2, ror #18 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ strbtvc r6, [r9], #-607 @ 0xfffffda1 │ │ │ │ │ - strbtvs r6, [lr], #-371 @ 0xfffffe8d │ │ │ │ │ + smcvs 38691 @ 0x9723 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17e78 <__bss_end__@@Base+0x71a7c8> │ │ │ │ │ - movtmi r4, #6705 @ 0x1a31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17e80 <__bss_end__@@Base+0x71a7d0> │ │ │ │ │ + rsbeq r7, r5, r1, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - cdpvs 2, 7, cr7, cr3, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r7, r3, #1342177286 @ 0x50000006 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x0072675f │ │ │ │ │ rsbvc r6, r5, #1568 @ 0x620 │ │ │ │ │ rsbvs r6, r5, #1593835520 @ 0x5f000000 │ │ │ │ │ - teqpl r1, #30670848 @ 0x1d40000 │ │ │ │ │ - ldmdbeq r0, {r0, r3, r6, r8, sl, fp, lr}^ │ │ │ │ │ + stmdbvs ip!, {r0, r2, r4, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + strbvs r6, [r9, #-1652]! @ 0xfffff98c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17ec8 <__bss_end__@@Base+0x71a818> │ │ │ │ │ - subpl r4, sp, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17ed0 <__bss_end__@@Base+0x71a820> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ stclvs 5, cr7, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ rsbseq r7, r4, r9, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17f08 <__bss_end__@@Base+0x71a858> │ │ │ │ │ - cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17f10 <__bss_end__@@Base+0x71a860> │ │ │ │ │ + sbcseq lr, pc, r1, lsr r6 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x0078616d │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ strbtvs r6, [lr], #-1392 @ 0xfffffa90 │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - cmncc r4, r3, ror r5 │ │ │ │ │ - svceq 0x0008094d │ │ │ │ │ + ldrbtvs r6, [r4], #-1395 @ 0xfffffa8d │ │ │ │ │ + ldrbvc r6, [pc, -pc, ror #26] │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17f58 <__bss_end__@@Base+0x71a8a8> │ │ │ │ │ - andeq r6, lr, #13056 @ 0x3300 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17f60 <__bss_end__@@Base+0x71a8b0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs r9, r8, ror #6 │ │ │ │ │ - rsbpl r6, r5, r2, ror #24 │ │ │ │ │ + stclvs 3, cr7, [pc], #-416 @ e17fa0 <__bss_end__@@Base+0x71a8f0> │ │ │ │ │ + svcvs 0x00697475 │ │ │ │ │ cmnvs r4, #482344960 @ 0x1cc00000 │ │ │ │ │ - blvs 26f16e4 <_edata@@Base+0x49e6e4> │ │ │ │ │ + blvs 26f16ec <_edata@@Base+0x49e6ec> │ │ │ │ │ cmnvs r5, r2, ror #4 │ │ │ │ │ - ldrcs r0, [r1, #-2667]! @ 0xfffff595 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17fa0 <__bss_end__@@Base+0x71a8f0> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17fa8 <__bss_end__@@Base+0x71a8f8> │ │ │ │ │ + cmnvs r3, r2, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - stclvs 3, cr6, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ + cmnvc sp, #432013312 @ 0x19c00000 │ │ │ │ │ strbtvs r6, [ip], #-3911 @ 0xfffff0b9 │ │ │ │ │ stcvs 14, cr6, [r0, #-404]! @ 0xfffffe6c │ │ │ │ │ - cmnvc lr, #1073741849 @ 0x40000019 │ │ │ │ │ - strbvs r5, [lr, #-3956]! @ 0xfffff08c │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + mrcvs 5, 2, r6, cr15, cr6, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e17fe8 <__bss_end__@@Base+0x71a938> │ │ │ │ │ - ldrbvs r6, [sl, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e17ff0 <__bss_end__@@Base+0x71a940> │ │ │ │ │ + svceq 0x00746131 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ - bvc 2831b58 <_edata@@Base+0x5deb58> │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + bvc 2831b60 <_edata@@Base+0x5deb60> │ │ │ │ │ rsbeq r7, r1, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18028 <__bss_end__@@Base+0x71a978> │ │ │ │ │ - stmdbeq sp, {r1, r4, r5, r8, ip, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18030 <__bss_end__@@Base+0x71a980> │ │ │ │ │ + sbcseq r6, pc, r2, lsr sp @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldrbtvs r6, [r2], #-3961 @ 0xfffff087 │ │ │ │ │ - sbcseq r6, pc, r1, ror #28 │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs r0, sp, ror #2 │ │ │ │ │ rsbeq r6, sp, r4, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18070 <__bss_end__@@Base+0x71a9c0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18078 <__bss_end__@@Base+0x71a9c8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ cmnvc r9, #1644167168 @ 0x62000000 │ │ │ │ │ sbcseq r7, pc, r3, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e180b0 <__bss_end__@@Base+0x71aa00> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e180b8 <__bss_end__@@Base+0x71aa08> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1761472,509 +1761704,507 @@ │ │ │ │ │ stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvc r7, [r3, #-865]! @ 0xfffffc9f │ │ │ │ │ subsvc r6, pc, sp, ror #10 │ │ │ │ │ subsvc r7, pc, pc, ror #6 │ │ │ │ │ - stmdbvs r4!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + smccc 18002 @ 0x4652 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18100 <__bss_end__@@Base+0x71aa50> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18108 <__bss_end__@@Base+0x71aa58> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - rsbsvs r6, r2, #-1073741796 @ 0xc000001c │ │ │ │ │ - svcpl 0x00656761 │ │ │ │ │ + stclvs 15, cr6, [ip], #-460 @ 0xfffffe34 │ │ │ │ │ + ldmdbmi r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ strbvs r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18140 <__bss_end__@@Base+0x71aa90> │ │ │ │ │ - tsteq pc, r1, lsr r5 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18148 <__bss_end__@@Base+0x71aa98> │ │ │ │ │ + rsbcs r6, r5, r1, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ cmnvs r5, #-1073741800 @ 0xc0000018 │ │ │ │ │ ldrbvc r7, [r3, #-2408]! @ 0xfffff698 │ │ │ │ │ + stclcs 6, cr6, [pc, #-436]! @ e1817c <__bss_end__@@Base+0x71aacc> │ │ │ │ │ + subpl r4, r7, #205520896 @ 0xc400000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18180 <__bss_end__@@Base+0x71aad0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18188 <__bss_end__@@Base+0x71aad8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvc r2, #-1811939327 @ 0x94000001 │ │ │ │ │ - sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r6, [lr, #-3950]! @ 0xfffff092 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ mrrcvs 5, 7, r6, pc, cr6 @ │ │ │ │ │ - mrrcmi 13, 7, r4, r0, cr0 │ │ │ │ │ + @ instruction: 0x6e6f6970 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e181c8 <__bss_end__@@Base+0x71ab18> │ │ │ │ │ - svcvs 0x00432033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e181d0 <__bss_end__@@Base+0x71ab20> │ │ │ │ │ + strbvc r2, [lr, #-51] @ 0xffffffcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r8, #-432]! @ 0xfffffe50 │ │ │ │ │ + cmppl r5, #13056 @ 0x3300 │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ strbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ rsbsvc r5, r0, #120, 30 @ 0x1e0 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ - cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18220 <__bss_end__@@Base+0x71ab70> │ │ │ │ │ - svceq 0x00545031 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18228 <__bss_end__@@Base+0x71ab78> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbsvs r6, r9, #108, 2 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r9, ip, ror #2 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ eorseq r3, r0, r6, ror #18 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18260 <__bss_end__@@Base+0x71abb0> │ │ │ │ │ - ldclvs 5, cr6, [r2, #-204]! @ 0xffffff34 │ │ │ │ │ - blvs 26f0960 <_edata@@Base+0x49d960> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18268 <__bss_end__@@Base+0x71abb8> │ │ │ │ │ + ldmdbmi r3, {r0, r1, r4, r5, r8, ip, sp}^ │ │ │ │ │ + blvs 26f0968 <_edata@@Base+0x49d968> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - ldmdbvs r0!, {r1, r2, r5, r6, r8, fp, ip, sp} │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x2d303966 │ │ │ │ │ + cmppl pc, #835584 @ 0xcc000 │ │ │ │ │ cmnvc r5, #1610612742 @ 0x60000006 │ │ │ │ │ cdpvs 12, 6, cr6, cr9, cr8, {3} │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18290 <__bss_end__@@Base+0x71abe0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18298 <__bss_end__@@Base+0x71abe8> │ │ │ │ │ + rsbvs r7, pc, #805306371 @ 0x30000003 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvs r4, #112, 10 @ 0x1c000000 │ │ │ │ │ + cmnvc r4, #112, 10 @ 0x1c000000 │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ strbvc r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ - strbvs r6, [r4, #-1379]! @ 0xfffffa9d │ │ │ │ │ - ldrbvc r7, [pc], #-1134 @ e18474 <__bss_end__@@Base+0x71adc4> │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e182c8 <__bss_end__@@Base+0x71ac18> │ │ │ │ │ - ldmdaeq r0, {r0, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e182d0 <__bss_end__@@Base+0x71ac20> │ │ │ │ │ + rsbsvc r6, r4, #784 @ 0x310 │ │ │ │ │ ldclvs 8, cr7, [r0], #-276 @ 0xfffffeec │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ stclvs 3, cr5, [r9, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x66696c70 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r3!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ - stmdbvs r2!, {r0, r1, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - sbcseq lr, pc, r4, ror r6 @ │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x766e6973 │ │ │ │ │ cmnvs r4, #1342177286 @ 0x50000006 │ │ │ │ │ - stclcs 3, cr7, [r5, #-388]! @ 0xfffffe7c │ │ │ │ │ - streq r0, [pc], #-2098 @ e184c4 <__bss_end__@@Base+0x71ae14> │ │ │ │ │ + cmnvs r5, #-2080374783 @ 0x84000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18318 <__bss_end__@@Base+0x71ac68> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18320 <__bss_end__@@Base+0x71ac70> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - submi r7, pc, #-1811939327 @ 0x94000001 │ │ │ │ │ + cdpvs 5, 7, cr6, cr2, cr7, {3} │ │ │ │ │ + stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ andeq r6, r0, r5, lsr #26 │ │ │ │ │ sbcseq lr, pc, r0, asr r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18348 <__bss_end__@@Base+0x71ac98> │ │ │ │ │ - tstcc sl, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18350 <__bss_end__@@Base+0x71aca0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ @ instruction: 0x76746573 │ │ │ │ │ sbcseq r6, pc, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18378 <__bss_end__@@Base+0x71acc8> │ │ │ │ │ - mrcvs 5, 3, r6, cr2, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18380 <__bss_end__@@Base+0x71acd0> │ │ │ │ │ + submi r4, pc, #-939524096 @ 0xc8000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ + cmpvs r6, r7, rrx │ │ │ │ │ ldmdbvs r8!, {r1, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcvs 0x00635f73 │ │ │ │ │ - rsbsvs r6, r2, #108, 30 @ 0x1b0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, ip, ror #30 │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e183c0 <__bss_end__@@Base+0x71ad10> │ │ │ │ │ - svceq 0x006e6f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e183c8 <__bss_end__@@Base+0x71ad18> │ │ │ │ │ + rsbsvc r6, r0, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ rsbeq r7, lr, r6, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e183f8 <__bss_end__@@Base+0x71ad48> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18400 <__bss_end__@@Base+0x71ad50> │ │ │ │ │ + cmnvs r2, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r7, [r5], #-592 @ 0xfffffdb0 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + streq r7, [pc], #-869 @ e185e4 <__bss_end__@@Base+0x71af34> │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ cmpvc pc, #24832 @ 0x6100 │ │ │ │ │ rsbsvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmpvs r6, lr, ror #2 │ │ │ │ │ + rsbscs r3, r3, lr, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18448 <__bss_end__@@Base+0x71ad98> │ │ │ │ │ - mrcvs 5, 3, r6, cr2, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18450 <__bss_end__@@Base+0x71ada0> │ │ │ │ │ + tstcc r6, r3, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + cmppl r5, #13056 @ 0x3300 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #108, 18 @ 0x1b0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18498 <__bss_end__@@Base+0x71ade8> │ │ │ │ │ - cmnvs lr, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e184a0 <__bss_end__@@Base+0x71adf0> │ │ │ │ │ + cmpmi r2, r2, lsr r1 │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ svcvs 0x0065675f │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - cmnvs lr, #-1543503871 @ 0xa4000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e184d8 <__bss_end__@@Base+0x71ae28> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ e1857c <__bss_end__@@Base+0x71aecc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e184e0 <__bss_end__@@Base+0x71ae30> │ │ │ │ │ + @ instruction: 0x66666932 │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ e18584 <__bss_end__@@Base+0x71aed4> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e184ec <__bss_end__@@Base+0x71ae3c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e184f4 <__bss_end__@@Base+0x71ae44> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - svcpl 0x006f6565 │ │ │ │ │ - strbvc r6, [lr, #-3681]! @ 0xfffff19f │ │ │ │ │ + svcpl 0x00797465 │ │ │ │ │ + cmpmi r2, r0, ror r6 │ │ │ │ │ cmnvc ip, #-2147483623 @ 0x80000019 │ │ │ │ │ sbcseq lr, pc, r5, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18510 <__bss_end__@@Base+0x71ae60> │ │ │ │ │ - ldrpl r0, [r1, #-305]! @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18518 <__bss_end__@@Base+0x71ae68> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - ldmdbeq r0, {r0, r1, r4, r5, r6, r8, sl, fp, lr}^ │ │ │ │ │ + @ instruction: 0x67726573 │ │ │ │ │ cmnvs r9, #2046820352 @ 0x7a000000 │ │ │ │ │ sbcseq lr, pc, r3, ror r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18550 <__bss_end__@@Base+0x71aea0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e18710 <__bss_end__@@Base+0x71b060> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18558 <__bss_end__@@Base+0x71aea8> │ │ │ │ │ + tstcc r4, r1, lsr pc │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e18718 <__bss_end__@@Base+0x71b068> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r6, [r4, #-3917]! @ 0xfffff0b3 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ - rsbvs r7, r1, #6881280 @ 0x690000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r9, ror #16 │ │ │ │ │ + stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18580 <__bss_end__@@Base+0x71aed0> │ │ │ │ │ - streq r7, [pc], #-562 @ e1873c <__bss_end__@@Base+0x71b08c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18588 <__bss_end__@@Base+0x71aed8> │ │ │ │ │ + cmnvc r3, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ cmnvc r5, #1610612742 @ 0x60000006 │ │ │ │ │ svcpl 0x006c656e │ │ │ │ │ - ldclvs 1, cr6, [r9], #-460 @ 0xfffffe34 │ │ │ │ │ - stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + mcrvs 2, 3, r5, cr1, cr3, {3} │ │ │ │ │ + rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e185c0 <__bss_end__@@Base+0x71af10> │ │ │ │ │ - strbvs r6, [ip, #-561]! @ 0xfffffdcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e185c8 <__bss_end__@@Base+0x71af18> │ │ │ │ │ + cmnvs r5, #-1006632960 @ 0xc4000000 │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldrbpl r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ rsbseq r7, r0, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e185e8 <__bss_end__@@Base+0x71af38> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e185f0 <__bss_end__@@Base+0x71af40> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbtvc r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ - rsbvc r5, r7, #484 @ 0x1e4 │ │ │ │ │ + strbteq r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ + stclmi 3, cr5, [r9, #-196] @ 0xffffff3c │ │ │ │ │ stmdbvs lr!, {r0, r2, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ stccc 14, cr6, [r0], #-444 @ 0xfffffe44 │ │ │ │ │ - ldmdbvs r8!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr3, [pc, #-196]! @ e18714 <__bss_end__@@Base+0x71b064> │ │ │ │ │ + submi r4, pc, #-872415232 @ 0xcc000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18628 <__bss_end__@@Base+0x71af78> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18630 <__bss_end__@@Base+0x71af80> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ e18684 <__bss_end__@@Base+0x71afd4> │ │ │ │ │ + svceq 0x00455432 │ │ │ │ │ stmdbvs sp!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ cdpvs 4, 6, cr7, cr15, cr12, {3} │ │ │ │ │ cmnvs r9, #2080374785 @ 0x7c000001 │ │ │ │ │ - cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ + cmpvs r6, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18678 <__bss_end__@@Base+0x71afc8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18680 <__bss_end__@@Base+0x71afd0> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ e186b8 <__bss_end__@@Base+0x71b008> │ │ │ │ │ - stmdaeq r9, {r1, r4, r5, ip, lr} │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdavs r0!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r8, r1, ror #6 │ │ │ │ │ - mcrvs 0, 3, r7, cr1, cr2, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #114 @ 0x72 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e186c0 <__bss_end__@@Base+0x71b010> │ │ │ │ │ - strbvs r7, [ip, #-1331]! @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e186c8 <__bss_end__@@Base+0x71b018> │ │ │ │ │ + cmpvs r0, r3, lsr r0 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbvc r7, r5, #-939524095 @ 0xc8000001 │ │ │ │ │ - ldcmi 3, cr7, [r1, #-440]! @ 0xfffffe48 │ │ │ │ │ + @ instruction: 0x77657372 │ │ │ │ │ + cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ sbcseq lr, pc, r1, ror r6 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e186e8 <__bss_end__@@Base+0x71b038> │ │ │ │ │ - tsteq pc, r3, lsr r0 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e186f0 <__bss_end__@@Base+0x71b040> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r4, r6, sl, fp, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r4, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 1, cr6, [r2], #-464 @ 0xfffffe30 │ │ │ │ │ + svcmi 0x00555174 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18720 <__bss_end__@@Base+0x71b070> │ │ │ │ │ - sbcseq r6, pc, r2, lsr r6 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18728 <__bss_end__@@Base+0x71b078> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + svceq 0x00726f73 │ │ │ │ │ + ldmdbmi r3, {r2, r8, ip, sp}^ │ │ │ │ │ svcvs 0x00737361 │ │ │ │ │ sbcseq lr, pc, r3, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18768 <__bss_end__@@Base+0x71b0b8> │ │ │ │ │ - teqpl r1, #822083584 @ 0x31000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18770 <__bss_end__@@Base+0x71b0c0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - cdpmi 5, 4, cr6, cr3, cr12, {3} │ │ │ │ │ + svcvs 0x00707873 │ │ │ │ │ + sbcseq lr, pc, r0, ror r6 @ │ │ │ │ │ cmnvs r3, ip, ror #30 │ │ │ │ │ sbcseq lr, pc, ip, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e187a8 <__bss_end__@@Base+0x71b0f8> │ │ │ │ │ - subspl r4, r8, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e187b0 <__bss_end__@@Base+0x71b100> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbpl r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + stmdavc lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 5, cr6, [ip], #-464 @ 0xfffffe30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldrbvs r6, [r4, #-1633]! @ 0xfffff99f │ │ │ │ │ - beq 11e9f6c <__bss_end__@@Base+0xaec8bc> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e187f8 <__bss_end__@@Base+0x71b148> │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18800 <__bss_end__@@Base+0x71b150> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - cmpvs pc, lr, ror #6 │ │ │ │ │ + ldcmi 3, cr7, [r1, #-440]! @ 0xfffffe48 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ rsbvs r7, sp, #432013312 @ 0x19c00000 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 12, cr6, [pc, #-404]! @ e18864 <__bss_end__@@Base+0x71b1b4> │ │ │ │ │ + tstcc r6, r2, lsr pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18848 <__bss_end__@@Base+0x71b198> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18850 <__bss_end__@@Base+0x71b1a0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbsvc r6, r4, #108, 10 @ 0x1b000000 │ │ │ │ │ + strbtvs r6, [lr], #-1388 @ 0xfffffa94 │ │ │ │ │ strbvs r6, [r7, #-3948]! @ 0xfffff094 │ │ │ │ │ mcrvs 0, 3, r7, cr1, cr8, {3} │ │ │ │ │ - cdpvs 12, 6, cr4, cr9, cr4, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [r7, #-3172]! @ 0xfffff39c │ │ │ │ │ + rsbmi r7, r1, #536870918 @ 0x20000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18880 <__bss_end__@@Base+0x71b1d0> │ │ │ │ │ - sbcseq lr, pc, r1, lsr r6 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e18888 <__bss_end__@@Base+0x71b1d8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ svcvs 0x00636573 │ │ │ │ │ sbcseq r6, pc, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e18898 <__bss_end__@@Base+0x71b1e8> │ │ │ │ │ - cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ - strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ - rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ - ldmdbvs r4!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - sbcseq r6, pc, pc, ror #28 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e188a0 <__bss_end__@@Base+0x71b1f0> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ e18a5c <__bss_end__@@Base+0x71b3ac> │ │ │ │ │ + ldrbtvc r6, [r3], #-3947 @ 0xfffff095 │ │ │ │ │ + sbcseq r6, pc, fp, ror #2 │ │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ │ rsceq r3, r2, r0, lsr r3 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ rsceq r3, r2, r0, lsr r3 │ │ │ │ │ stmdbmi r8, {r1, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ │ subspl r4, r3, r4, asr r5 │ │ │ │ │ stclcs 3, cr4, [r5, #-260] @ 0xfffffefc │ │ │ │ │ @@ -1763285,191 +1763515,191 @@ │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ ... │ │ │ │ │ sbcseq r2, r4, r0, lsr pc │ │ │ │ │ - @ instruction: 0x011c08f8 │ │ │ │ │ - @ instruction: 0x011c12d8 │ │ │ │ │ + tsteq ip, r8, lsr #6 │ │ │ │ │ + tsteq ip, r8, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq lr, pc, r8, asr #8 │ │ │ │ │ cmpne r6, r4, asr r6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ e19d68 <__bss_end__@@Base+0x71c6b8> │ │ │ │ │ - strbtvc r7, [r1], #-51 @ 0xffffffcd │ │ │ │ │ + strbtvc r7, [r1], #-50 @ 0xffffffce │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ + strbeq r6, [lr, #-3956]! @ 0xfffff08c │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19d90 <__bss_end__@@Base+0x71c6e0> │ │ │ │ │ + stmdbvs r3!, {r0, r1, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ + svcpl 0x006d7574 │ │ │ │ │ + rsbvc r6, sp, r3, asr #30 │ │ │ │ │ + mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ + rsbvc r5, r5, #27000832 @ 0x19c0000 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19dd0 <__bss_end__@@Base+0x71c720> │ │ │ │ │ + mrcvs 6, 3, r6, cr5, cr3, {1} │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + ldrbvs r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + @ instruction: 0x2d786966 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19d98 <__bss_end__@@Base+0x71c6e8> │ │ │ │ │ - ldmdavs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19e00 <__bss_end__@@Base+0x71c750> │ │ │ │ │ + svcvs 0x00727031 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - mcrvs 2, 3, r6, cr9, cr3, {3} │ │ │ │ │ + ldccc 1, cr3, [r4, #-460]! @ 0xfffffe34 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19dc0 <__bss_end__@@Base+0x71c710> │ │ │ │ │ - rsbvc r5, r5, #13369344 @ 0xcc0000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19e28 <__bss_end__@@Base+0x71c778> │ │ │ │ │ + cmnvs r5, #855638016 @ 0x33000000 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1eea4d4 <__bss_end__@@Base+0x17ece24> │ │ │ │ │ + blmi 1eea53c <__bss_end__@@Base+0x17ece8c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19de8 <__bss_end__@@Base+0x71c738> │ │ │ │ │ - strbvs r6, [ip, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19e50 <__bss_end__@@Base+0x71c7a0> │ │ │ │ │ + svcvs 0x00665731 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ - stmdbvs r5!, {r0, r3, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + stmdbvc r5!, {r0, r3, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ │ + cmnvc r6, #32, 26 @ 0x800 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19e18 <__bss_end__@@Base+0x71c768> │ │ │ │ │ - ldccc 1, cr3, [r4, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19e80 <__bss_end__@@Base+0x71c7d0> │ │ │ │ │ + ldrbvs r6, [r0, #-2354]! @ 0xfffff6ce │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, #1776 @ 0x6f0 │ │ │ │ │ + rsbsvs r6, r3, #1776 @ 0x6f0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19e38 <__bss_end__@@Base+0x71c788> │ │ │ │ │ - cmnvs r4, r1, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19ea0 <__bss_end__@@Base+0x71c7f0> │ │ │ │ │ + @ instruction: 0x662d2031 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [r7, #-3695] @ 0xfffff191 │ │ │ │ │ + ldmdbvs r0!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19e68 <__bss_end__@@Base+0x71c7b8> │ │ │ │ │ - strbvc r6, [r3, #-1331]! @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19ed0 <__bss_end__@@Base+0x71c820> │ │ │ │ │ + stclcs 14, cr6, [pc, #-204]! @ e19fc0 <__bss_end__@@Base+0x71c910> │ │ │ │ │ mrcvs 1, 3, r6, cr2, cr7, {2} │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ cmnvc r3, #322961408 @ 0x13400000 │ │ │ │ │ cmnvc r5, #25427968 @ 0x1840000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19e88 <__bss_end__@@Base+0x71c7d8> │ │ │ │ │ - svcvs 0x006d6d33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19ef0 <__bss_end__@@Base+0x71c840> │ │ │ │ │ + strvc r6, [sp, #-3891]! @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r6, r5, r3, ror r5 │ │ │ │ │ + mcrvs 4, 3, r6, cr5, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19ec0 <__bss_end__@@Base+0x71c810> │ │ │ │ │ - ldmdbvs r0!, {r0, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19f28 <__bss_end__@@Base+0x71c878> │ │ │ │ │ + cmnvc r5, #49, 30 @ 0xc4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r7, [r5], #-592 @ 0xfffffdb0 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ - strbtvs r7, [pc], #-869 @ e1a0a4 <__bss_end__@@Base+0x71c9f4> │ │ │ │ │ + svcpl 0x00457365 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19ef8 <__bss_end__@@Base+0x71c848> │ │ │ │ │ - strbvc r2, [r2, #-3377]! @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19f60 <__bss_end__@@Base+0x71c8b0> │ │ │ │ │ + stccs 4, cr3, [r0, #-196]! @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19f38 <__bss_end__@@Base+0x71c888> │ │ │ │ │ - rsbcs r7, r3, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19fa0 <__bss_end__@@Base+0x71c8f0> │ │ │ │ │ + ldrbvs r6, [r4, #-305]! @ 0xfffffecf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ - ldclcc 6, cr6, [r3, #-400] @ 0xfffffe70 │ │ │ │ │ - stccs 4, cr3, [r0, #-216]! @ 0xffffff28 │ │ │ │ │ + rsbsvc r6, r3, #100, 12 @ 0x6400000 │ │ │ │ │ + cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19f70 <__bss_end__@@Base+0x71c8c0> │ │ │ │ │ - subspl r4, r5, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e19fd8 <__bss_end__@@Base+0x71c928> │ │ │ │ │ + stclvs 2, cr7, [r5], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subspl r4, r4, r6, asr #12 │ │ │ │ │ strbcc r4, [fp, #-833] @ 0xfffffcbf │ │ │ │ │ - @ instruction: 0x363d5354 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19fa8 <__bss_end__@@Base+0x71c8f8> │ │ │ │ │ - strtmi r2, [sp], #-49 @ 0xffffffcf │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - cmnvs r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ - strpl r2, [sp, -r0, lsr #32]! │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e19fe0 <__bss_end__@@Base+0x71c930> │ │ │ │ │ - eorvc r6, sp, r3, lsr pc │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ e19fec <__bss_end__@@Base+0x71c93c> │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a008 <__bss_end__@@Base+0x71c958> │ │ │ │ │ - strne r4, [lr], #-2099 @ 0xfffff7cd │ │ │ │ │ + cmnvs r2, #465567744 @ 0x1bc00000 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, lr, ror #14 │ │ │ │ │ strbpl r4, [r3], #-1363 @ 0xfffffaad │ │ │ │ │ stclcs 15, cr4, [lr, #-292] @ 0xfffffedc │ │ │ │ │ subpl r4, r9, #80, 2 │ │ │ │ │ svcmi 0x00555153 │ │ │ │ │ mcrrmi 4, 4, r5, sp, cr8 │ │ │ │ │ strbmi r4, [lr], #-2349 @ 0xfffff6d3 │ │ │ │ │ stmdami lr, {r0, r2, r6, fp, ip, lr}^ │ │ │ │ │ @@ -1763489,1846 +1763719,1388 @@ │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - strtvs r3, [pc], #-46 @ e1a234 <__bss_end__@@Base+0x71cb84> │ │ │ │ │ + @ instruction: 0x732f302e │ │ │ │ │ + ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ + strbtvs r7, [r1], -pc, lsr #22 │ │ │ │ │ + strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ + strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ + cmnvs r2, r5, ror #4 │ │ │ │ │ + strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ + cmnvs r2, r5, ror #4 │ │ │ │ │ + cmnvs r8, pc, lsr #6 │ │ │ │ │ + strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ + stclvs 12, cr2, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ + svcvs 0x00732f61 │ │ │ │ │ + rsbvc r7, r5, #108, 12 @ 0x6c00000 │ │ │ │ │ + cmnvs sp, ip, lsr #2 │ │ │ │ │ + stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + rsbvc r6, r5, #44, 4 @ 0xc0000002 │ │ │ │ │ + ldrbvs r7, [r4, #-878]! @ 0xfffffc92 │ │ │ │ │ + @ instruction: 0x632c6e69 │ │ │ │ │ + strbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + ldclcs 5, cr7, [r3], #-432 @ 0xfffffe50 │ │ │ │ │ + stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c616c │ │ │ │ │ + ldclvs 2, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ + stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + rsbvs r6, pc, #44, 6 @ 0xb0000000 │ │ │ │ │ + svccs 0x00616c79 │ │ │ │ │ + rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ e1a1f4 <__bss_end__@@Base+0x71cb44> │ │ │ │ │ + ldclcs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ + cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ + strvs r7, [pc, #-1893]! @ e19b4b <__bss_end__@@Base+0x71c49b> │ │ │ │ │ + @ instruction: 0x632c3178 │ │ │ │ │ + strbvs r6, [lr, #-3183]! @ 0xfffff391 │ │ │ │ │ + stmdavc r5!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + svcvs 0x00632c32 │ │ │ │ │ + strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ + cmncc r8, #197132288 @ 0xbc00000 │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ e1a21c <__bss_end__@@Base+0x71cb6c> │ │ │ │ │ + svccs 0x0077656e │ │ │ │ │ + ldccs 8, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ + stcvs 7, cr7, [pc], #-404 @ e1a148 <__bss_end__@@Base+0x71ca98> │ │ │ │ │ + ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ + cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + svcvs 0x00632c73 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x00632c62 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + strbvc r2, [r5, #-3938] @ 0xfffff09e │ │ │ │ │ + @ instruction: 0x2c78696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + rsbvs r7, pc, #1879048196 @ 0x70000004 │ │ │ │ │ + ldclcs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 5, cr6, [r9], #-360 @ 0xfffffe98 │ │ │ │ │ + ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ + @ instruction: 0x632c7265 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x612f6269 │ │ │ │ │ + strtvs r7, [sp], #-1132 @ 0xfffffb94 │ │ │ │ │ + ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x632c7961 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x612f6269 │ │ │ │ │ + ldmdbvs r3!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c706d │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + eorvs r6, pc, #-1879048186 @ 0x90000006 │ │ │ │ │ + rsbsvc r6, r3, r9, ror #28 │ │ │ │ │ + @ instruction: 0x2c74696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ + stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 15, cr6, [pc], #-392 @ e1a1f0 <__bss_end__@@Base+0x71cb40> │ │ │ │ │ + rsbvc r6, sp, r3, ror r9 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + stclvs 3, cr6, [pc, #-188]! @ e1a2cc <__bss_end__@@Base+0x71cc1c> │ │ │ │ │ + svcvs 0x00632c61 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs r4!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + cmnvc r5, r6, ror #12 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + ldrbvs r2, [r4, #-3955]! @ 0xfffff08d │ │ │ │ │ + ldclcs 4, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ + ldclcs 5, cr6, [r3], #-472 @ 0xfffffe28 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ + svccs 0x00736576 │ │ │ │ │ + strbvc r6, [r7, #-2406]! @ 0xfffff69a │ │ │ │ │ + ldclcs 5, cr6, [r3], #-456 @ 0xfffffe38 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + @ instruction: 0x632c7461 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strtvs r6, [pc], -r9, ror #4 │ │ │ │ │ + mrcvs 5, 3, r6, cr3, cr2, {3} │ │ │ │ │ + @ instruction: 0x632c6c65 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + @ instruction: 0x632c6e61 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + stcvs 14, cr6, [pc, #-388]! @ e1a2b0 <__bss_end__@@Base+0x71cc00> │ │ │ │ │ + @ instruction: 0x632c6e61 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + strtvc r6, [pc], #-3681 @ e1a448 <__bss_end__@@Base+0x71cd98> │ │ │ │ │ + ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + @ instruction: 0x632c6667 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + stmdbvs pc!, {r0, r3, r5, r6, r9, sp, lr} @ │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c6e6f │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + stcvs 2, cr6, [pc], #-420 @ e1a2d0 <__bss_end__@@Base+0x71cc20> │ │ │ │ │ + cdpvs 6, 6, cr7, cr9, cr5, {3} │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + rsbsvc r6, r5, #12032 @ 0x2f00 │ │ │ │ │ + strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ + stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + svcvs 0x002d616d │ │ │ │ │ + svcvs 0x00736564 │ │ │ │ │ + stclcs 6, cr7, [r5], #-432 @ 0xfffffe50 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + cmpvs sp, sp, ror #2 │ │ │ │ │ + mcrrmi 8, 7, r6, sp, cr4 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cmnvs r3, #3008 @ 0xbc0 │ │ │ │ │ + @ instruction: 0x2c6d696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ + ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c6576 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + svcvs 0x002f6269 │ │ │ │ │ + ldclcs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ + cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ + stclcs 5, cr6, [sp], #-464 @ 0xfffffe30 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ + svcvs 0x00632c64 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + blvs 2aa62b0 <_edata@@Base+0x8532b0> │ │ │ │ │ + ldccs 4, cr3, [r5], #-408 @ 0xfffffe68 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + cmnvs r2, r3, ror r1 │ │ │ │ │ + svcvs 0x00632c67 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldclvs 15, cr2, [r3, #-392]! @ 0xfffffe78 │ │ │ │ │ + stclcs 4, cr7, [r8], #-388 @ 0xfffffe7c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ + svcvs 0x00632c65 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdbvc r3!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ + cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ + strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x006f7467 │ │ │ │ │ + @ instruction: 0x632c736c │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvc r6, [pc, #-617]! @ e1a31f <__bss_end__@@Base+0x71cc6f> │ │ │ │ │ + svcvs 0x0063696e │ │ │ │ │ + cmnvs r4, r4, ror #10 │ │ │ │ │ + @ instruction: 0x632c6174 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvc r6, [pc, #-617]! @ e1a333 <__bss_end__@@Base+0x71cc83> │ │ │ │ │ + @ instruction: 0x2c74696e │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ + ldrtvs r7, [r3], #-623 @ 0xfffffd91 │ │ │ │ │ + cmnvc r5, #44, 8 @ 0x2c000000 │ │ │ │ │ + rsbvc r7, r9, r3, ror #4 │ │ │ │ │ + ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ + strbtvs r6, [r9], -ip, lsr #8 │ │ │ │ │ + svcvs 0x00665f66 │ │ │ │ │ + strtvs r6, [ip], #-3442 @ 0xfffff28e │ │ │ │ │ + svcpl 0x00666669 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ + strtvs r7, [ip], #-884 @ 0xfffffc8c │ │ │ │ │ + strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ + strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + cmnvc r9, #44, 8 @ 0x2c000000 │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cmnvs r2, ip, lsr #8 │ │ │ │ │ + stmdbvc r4!, {r0, r1, r2, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + stmdbvs sp!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strvs r7, [ip, #-867]! @ 0xfffffc9d │ │ │ │ │ + stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x662c7374 │ │ │ │ │ + cmnvs r0, r6, ror #8 │ │ │ │ │ + @ instruction: 0x2c356b63 │ │ │ │ │ + rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ + strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ + cmnvc r9, #12032 @ 0x2f00 │ │ │ │ │ + stmdbvs r6!, {r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + cmnvs lr, #-2147483621 @ 0x8000001b │ │ │ │ │ + svcvs 0x00662c65 │ │ │ │ │ + strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ + stclvs 15, cr5, [r5], #-456 @ 0xfffffe38 │ │ │ │ │ + strtvs r6, [ip], -r9, ror #26 │ │ │ │ │ + strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ + ldclcs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + stmdavs ip!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ + stmdavs ip!, {r0, r1, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ + @ instruction: 0x6c2f6b63 │ │ │ │ │ + ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ + svcvs 0x00656772 │ │ │ │ │ + rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ + stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sp, lr} │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 12, 3, r2, cr9, cr3, {3} │ │ │ │ │ + strbvs r6, [r7, #-1396]! @ 0xfffffa8c │ │ │ │ │ + ldrbvs r5, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ + mcrvs 5, 3, r7, cr5, cr1, {3} │ │ │ │ │ + stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stcvs 14, cr6, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ + cmnvs r1, #97 @ 0x61 │ │ │ │ │ + cmnvs ip, fp, ror #24 │ │ │ │ │ + blvs 26f2c5c <_edata@@Base+0x49fc5c> │ │ │ │ │ + cmnvs ip, pc, lsr #4 │ │ │ │ │ + smcvs 49859 @ 0xc2c3 │ │ │ │ │ + blvs 26f2c68 <_edata@@Base+0x49fc68> │ │ │ │ │ + rsbvc r6, r1, pc, lsr #24 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ + stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ + strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ + stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ + stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc ip, #25344 @ 0x6300 │ │ │ │ │ + rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ + stcvs 3, cr7, [ip, #-404]! @ 0xfffffe6c │ │ │ │ │ + svcvs 0x00726361 │ │ │ │ │ + strbtvc r6, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ │ + @ instruction: 0x2c786972 │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + svccs 0x006b6361 │ │ │ │ │ + rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ + cmnvc r9, #44, 26 @ 0xb00 │ │ │ │ │ + cdpvs 12, 6, cr2, cr13, cr3, {3} │ │ │ │ │ + svcvs 0x00747765 │ │ │ │ │ + strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ + cmnvs r9, ip, ror #8 │ │ │ │ │ + strbtvc r6, [r9], #-1124 @ 0xfffffb9c │ │ │ │ │ + stclcs 6, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + strbtvs r6, [ip], #-1390 @ 0xfffffa92 │ │ │ │ │ + ldclvs 2, cr7, [pc, #-404] @ e1a584 <__bss_end__@@Base+0x71ced4> │ │ │ │ │ + stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + @ instruction: 0x2c636972 │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ + @ instruction: 0x2c6f696c │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ + svccs 0x006b6361 │ │ │ │ │ + stclcs 2, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stclvs 0, cr7, [pc], #-444 @ e1a590 <__bss_end__@@Base+0x71cee0> │ │ │ │ │ + ldrbtvs r2, [r0], #-3193 @ 0xfffff387 │ │ │ │ │ + stclcs 6, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ + ldclcs 3, cr6, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ + smcvc 50992 @ 0xc730 │ │ │ │ │ + ldrbtvc r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ + cmnvs r5, ip, lsr #2 │ │ │ │ │ + ldclvs 4, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ + stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ + stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ + stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ + @ instruction: 0x732c7374 │ │ │ │ │ + ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + svcvs 0x00732c6e │ │ │ │ │ + svcpl 0x0065766c │ │ │ │ │ + svcpl 0x00746172 │ │ │ │ │ + cmnvc r5, r9, ror #28 │ │ │ │ │ + stclvs 3, cr7, [pc], #-176 @ e1a6fc <__bss_end__@@Base+0x71d04c> │ │ │ │ │ + subsvc r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ + @ instruction: 0x732c6365 │ │ │ │ │ + strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ + cmnvs r4, ip, lsr #6 │ │ │ │ │ + @ instruction: 0x732c7374 │ │ │ │ │ + mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ + svcvs 0x00727067 │ │ │ │ │ + ldmdbvc r3!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ + ldrbvs r2, [r4, #-3181]! @ 0xfffff393 │ │ │ │ │ + rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr12, {1} │ │ │ │ │ + svccs 0x00726f73 │ │ │ │ │ + cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ + ldrbvs r6, [r2, #-1637]! @ 0xfffff99b │ │ │ │ │ + svcvs 0x00632d65 │ │ │ │ │ + strtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ + svcpl 0x00747365 │ │ │ │ │ + cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ + cdpvs 15, 6, cr5, cr5, cr8, {3} │ │ │ │ │ + stmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldclcs 7, cr6, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ + svcpl 0x00796c6f │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ + rsbsvc r2, r4, #25856 @ 0x6500 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbsvc r2, r4, #29440 @ 0x7300 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbcc r2, sp, #460 @ 0x1cc │ │ │ │ │ + strtvc r6, [ip], #-2669 @ 0xfffff593 │ │ │ │ │ + svcvs 0x00676972 │ │ │ │ │ + strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ + ldclcs 2, cr7, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ + stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ + ldrbvs r2, [r6, #-3187]! @ 0xfffff38d │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + ldrbvc r7, [pc], #-2604 @ e1a848 <__bss_end__@@Base+0x71d198> │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + strtcs r2, [r4], #-3965 @ 0xfffff083 │ │ │ │ │ + svcvs 0x007b2e24 │ │ │ │ │ + cmnvc r9, #44, 24 @ 0x2c00 │ │ │ │ │ + cmnvc ip, #112, 24 @ 0x7000 │ │ │ │ │ + andeq r7, r0, r0, ror sp │ │ │ │ │ + ... │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ + strtvs r3, [pc], #-46 @ e1ac24 <__bss_end__@@Base+0x71d574> │ │ │ │ │ + stmdbvs pc!, {r0, r1, r2, r3, r5, r6, r8, r9, sp, lr} @ │ │ │ │ │ + rsbeq r6, pc, lr, ror #12 │ │ │ │ │ + ... │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ + strtvs r3, [pc], #-46 @ e1ac64 <__bss_end__@@Base+0x71d5b4> │ │ │ │ │ stmdbvs pc!, {r0, r1, r2, r3, r5, r6, r8, r9, sp, lr} @ │ │ │ │ │ rsbeq r6, pc, lr, ror #12 │ │ │ │ │ ... │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ svccs 0x002f2f3a │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ ldrbvs r2, [r2, #-3940]! @ 0xfffff09c │ │ │ │ │ - strbtvs r7, [pc], #-624 @ e1a260 <__bss_end__@@Base+0x71cbb0> │ │ │ │ │ + strbtvs r7, [pc], #-624 @ e1ac90 <__bss_end__@@Base+0x71d5e0> │ │ │ │ │ rsbvs r6, r9, #-738197503 @ 0xd4000001 │ │ │ │ │ eorvc r6, sp, ip, ror #10 │ │ │ │ │ svccs 0x00687461 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ strcc r6, [sp, #-365]! @ 0xfffffe93 │ │ │ │ │ cdpcs 4, 3, cr3, cr7, cr14, {1} │ │ │ │ │ svcvs 0x00642f30 │ │ │ │ │ cdpvs 15, 6, cr2, cr9, cr3, {3} │ │ │ │ │ - ldrle r6, [r1], -r6, ror #30 │ │ │ │ │ + blvs 26f6a4c <_edata@@Base+0x4a3a4c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr7, [r7, #-388]! @ 0xfffffe7c │ │ │ │ │ ldrbvs r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ cmnvs ip, r4, ror #30 │ │ │ │ │ cdpvs 2, 6, cr7, cr1, cr7, {3} │ │ │ │ │ vnmulvs.f16 s13, s2, s15 @ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a108 <__bss_end__@@Base+0x71ca58> │ │ │ │ │ - svcvs 0x002a3a33 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvc r7, r9, #1929379840 @ 0x73000000 │ │ │ │ │ + strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ + ldmdbvs r3!, {r0, r3, r5, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmnvs r2, lr, ror #6 │ │ │ │ │ - eorscc r2, r1, r9, ror r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a158 <__bss_end__@@Base+0x71caa8> │ │ │ │ │ - ldclcs 14, cr6, [r4, #-196]! @ 0xffffff3c │ │ │ │ │ + bcs 2737b00 <_edata@@Base+0x4e4b00> │ │ │ │ │ + stclvs 14, cr6, [r9], #-128 @ 0xffffff80 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a180 <__bss_end__@@Base+0x71cad0> │ │ │ │ │ - @ instruction: 0x673a3a33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1abb8 <__bss_end__@@Base+0x71d508> │ │ │ │ │ + strbtvs r6, [pc], #-819 @ e1ad74 <__bss_end__@@Base+0x71d6c4> │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ ldrbtvc r6, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - strtvs r2, [r2], -sp, rrx │ │ │ │ │ + @ instruction: 0x612d656b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a1a8 <__bss_end__@@Base+0x71caf8> │ │ │ │ │ - @ instruction: 0x73282033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1abe0 <__bss_end__@@Base+0x71d530> │ │ │ │ │ + ldrvs r2, [sl, #-51]! @ 0xffffffcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - stmdbvs sp!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - stcvs 5, cr6, [sp, #-488]! @ 0xfffffe18 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r4, r5, r6, fp, sp}^ │ │ │ │ │ + rsbvs r3, r7, #237568 @ 0x3a000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a1e8 <__bss_end__@@Base+0x71cb38> │ │ │ │ │ - rsbscs r2, r4, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1ac20 <__bss_end__@@Base+0x71d570> │ │ │ │ │ + ldmdbvc r3!, {r1, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldrbvs r7, [r4, #-1392]! @ 0xfffffa90 │ │ │ │ │ - strtvc r7, [sp], #-1134 @ 0xfffffb92 │ │ │ │ │ + rsbseq r7, r4, r0, ror r5 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a230 <__bss_end__@@Base+0x71cb80> │ │ │ │ │ - cmnvs r2, r3, lsr r1 │ │ │ │ │ - blvs 26f2930 <_edata@@Base+0x49f930> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1ac68 <__bss_end__@@Base+0x71d5b8> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + blvs 26f3368 <_edata@@Base+0x4a0368> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ strbvs r6, [r3, #-358]! @ 0xfffffe9a │ │ │ │ │ - ldmdbcs r4!, {r3, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r8, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a250 <__bss_end__@@Base+0x71cba0> │ │ │ │ │ - bcc 28770d8 <_edata@@Base+0x6240d8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1ac88 <__bss_end__@@Base+0x71d5d8> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ andeq r7, r0, r5, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a288 <__bss_end__@@Base+0x71cbd8> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ - rsbeq r6, lr, r4, ror pc │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a2b0 <__bss_end__@@Base+0x71cc00> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ - svcpl 0x006d7574 │ │ │ │ │ - rsbvc r6, sp, r3, asr #30 │ │ │ │ │ - mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ - cmnvc r4, #1616 @ 0x650 │ │ │ │ │ ... │ │ │ │ │ - rsbvc r7, r1, r7, asr #4 │ │ │ │ │ - cmnvs r3, r8, ror #18 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ - cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ - svcvs 0x00207369 │ │ │ │ │ - stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ - ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ - strtvs r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ - stclvs 14, cr6, [r1, #-484]! @ 0xfffffe1c │ │ │ │ │ - stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvc r9, #32, 6 @ 0x80000000 │ │ │ │ │ - cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a370 <__bss_end__@@Base+0x71ccc0> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - andeq r6, r0, lr, ror #10 │ │ │ │ │ - streq r0, [pc, #-2375] @ e19c0d <__bss_end__@@Base+0x71c55d> │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a3a8 <__bss_end__@@Base+0x71ccf8> │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbsvc r7, r4, #112, 18 @ 0x1c0000 │ │ │ │ │ - ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbeq r7, r5, r1, ror #8 │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a3d8 <__bss_end__@@Base+0x71cd28> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ - eorvc r6, r0, r1, ror #24 │ │ │ │ │ - cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ - cmnvs r9, pc, ror #26 │ │ │ │ │ - streq r7, [pc, #-876] @ e1a250 <__bss_end__@@Base+0x71cba0> │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a410 <__bss_end__@@Base+0x71cd60> │ │ │ │ │ - strbpl r4, [ip], #-1331 @ 0xfffffacd │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ + svcvs 0x00727065 │ │ │ │ │ + stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x37342e35 │ │ │ │ │ + @ instruction: 0x732f302e │ │ │ │ │ + ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ + strbtvs r7, [r1], -pc, lsr #22 │ │ │ │ │ + strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ + strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ + cmnvs r2, r5, ror #4 │ │ │ │ │ + strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ + cmnvs r2, r5, ror #4 │ │ │ │ │ + cmnvs r8, pc, lsr #6 │ │ │ │ │ + strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ + stclvs 12, cr2, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ + svcvs 0x00732f61 │ │ │ │ │ + rsbvc r7, r5, #108, 12 @ 0x6c00000 │ │ │ │ │ + cmnvs sp, ip, lsr #2 │ │ │ │ │ + stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + rsbvc r6, r5, #44, 4 @ 0xc0000002 │ │ │ │ │ + ldrbvs r7, [r4, #-878]! @ 0xfffffc92 │ │ │ │ │ + @ instruction: 0x632c6e69 │ │ │ │ │ + strbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + ldclcs 5, cr7, [r3], #-432 @ 0xfffffe50 │ │ │ │ │ + stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c616c │ │ │ │ │ + ldclvs 2, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ + stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + rsbvs r6, pc, #44, 6 @ 0xb0000000 │ │ │ │ │ + svccs 0x00616c79 │ │ │ │ │ + rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ e1ae9c <__bss_end__@@Base+0x71d7ec> │ │ │ │ │ + ldclcs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ + cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ + strvs r7, [pc, #-1893]! @ e1a7f3 <__bss_end__@@Base+0x71d143> │ │ │ │ │ + @ instruction: 0x632c3178 │ │ │ │ │ + strbvs r6, [lr, #-3183]! @ 0xfffff391 │ │ │ │ │ + stmdavc r5!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + svcvs 0x00632c32 │ │ │ │ │ + strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ + cmncc r8, #197132288 @ 0xbc00000 │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ e1aec4 <__bss_end__@@Base+0x71d814> │ │ │ │ │ + svccs 0x0077656e │ │ │ │ │ + ldccs 8, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ + stcvs 7, cr7, [pc], #-404 @ e1adf0 <__bss_end__@@Base+0x71d740> │ │ │ │ │ + ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ + cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + svcvs 0x00632c73 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x00632c62 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + strbvc r2, [r5, #-3938] @ 0xfffff09e │ │ │ │ │ + @ instruction: 0x2c78696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + rsbvs r7, pc, #1879048196 @ 0x70000004 │ │ │ │ │ + ldclcs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 5, cr6, [r9], #-360 @ 0xfffffe98 │ │ │ │ │ + ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ + @ instruction: 0x632c7265 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x612f6269 │ │ │ │ │ + strtvs r7, [sp], #-1132 @ 0xfffffb94 │ │ │ │ │ + ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + @ instruction: 0x632c7961 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x612f6269 │ │ │ │ │ + ldmdbvs r3!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c706d │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + eorvs r6, pc, #-1879048186 @ 0x90000006 │ │ │ │ │ + rsbsvc r6, r3, r9, ror #28 │ │ │ │ │ + @ instruction: 0x2c74696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ + stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 15, cr6, [pc], #-392 @ e1ae98 <__bss_end__@@Base+0x71d7e8> │ │ │ │ │ + rsbvc r6, sp, r3, ror r9 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + stclvs 3, cr6, [pc, #-188]! @ e1af74 <__bss_end__@@Base+0x71d8c4> │ │ │ │ │ + svcvs 0x00632c61 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs r4!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + cmnvc r5, r6, ror #12 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - stccs 15, cr0, [r5, #-460] @ 0xfffffe34 │ │ │ │ │ - strbpl r5, [pc], #-1361 @ e1a5f4 <__bss_end__@@Base+0x71cf44> │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a448 <__bss_end__@@Base+0x71cd98> │ │ │ │ │ - svceq 0x00545331 │ │ │ │ │ - strbvs r6, [r6, #-1362]! @ 0xfffffaae │ │ │ │ │ - cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ - @ instruction: 0x6320726f │ │ │ │ │ + ldrbvs r2, [r4, #-3955]! @ 0xfffff08d │ │ │ │ │ + ldclcs 4, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ + ldclcs 5, cr6, [r3], #-472 @ 0xfffffe28 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ + svccs 0x00736576 │ │ │ │ │ + strbvc r6, [r7, #-2406]! @ 0xfffff69a │ │ │ │ │ + ldclcs 5, cr6, [r3], #-456 @ 0xfffffe38 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + @ instruction: 0x632c7461 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - svcvs 0x005f6269 │ │ │ │ │ - svceq 0x00066564 │ │ │ │ │ - subspl r2, r0, #320 @ 0x140 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a478 <__bss_end__@@Base+0x71cdc8> │ │ │ │ │ - andeq lr, r0, r2, lsr r8 │ │ │ │ │ - ldrbtvc r6, [r3], #-1364 @ 0xfffffaac │ │ │ │ │ - cmnvc r1, #32, 6 @ 0x80000000 │ │ │ │ │ - strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ - @ instruction: 0x6320726f │ │ │ │ │ + strtvs r6, [pc], -r9, ror #4 │ │ │ │ │ + mrcvs 5, 3, r6, cr3, cr2, {3} │ │ │ │ │ + @ instruction: 0x632c6c65 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - svcvs 0x005f6269 │ │ │ │ │ - andeq r6, r0, r4, ror #10 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a4a8 <__bss_end__@@Base+0x71cdf8> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ - svcpl 0x00746f6c │ │ │ │ │ - ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ - svcvs 0x00462073 │ │ │ │ │ - strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a4d8 <__bss_end__@@Base+0x71ce28> │ │ │ │ │ - rsceq r1, fp, r1, lsr r1 │ │ │ │ │ - ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ - @ instruction: 0x46206576 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + @ instruction: 0x632c6e61 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + stcvs 14, cr6, [pc, #-388]! @ e1af58 <__bss_end__@@Base+0x71d8a8> │ │ │ │ │ + @ instruction: 0x632c6e61 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + strtvc r6, [pc], #-3681 @ e1b0f0 <__bss_end__@@Base+0x71da40> │ │ │ │ │ + ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + @ instruction: 0x632c6667 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + stmdbvs pc!, {r0, r3, r5, r6, r9, sp, lr} @ │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c6e6f │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + stcvs 2, cr6, [pc], #-420 @ e1af78 <__bss_end__@@Base+0x71d8c8> │ │ │ │ │ + cdpvs 6, 6, cr7, cr9, cr5, {3} │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + rsbsvc r6, r5, #12032 @ 0x2f00 │ │ │ │ │ + strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ + stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a4f8 <__bss_end__@@Base+0x71ce48> │ │ │ │ │ - @ instruction: 0xffffff31 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - vsubvs.f32 s15, s10, s11 │ │ │ │ │ - svceq 0x00737469 │ │ │ │ │ + svcvs 0x002d616d │ │ │ │ │ + svcvs 0x00736564 │ │ │ │ │ + stclcs 6, cr7, [r5], #-432 @ 0xfffffe50 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a520 <__bss_end__@@Base+0x71ce70> │ │ │ │ │ - stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ - cmnvs r2, r0, asr r1 │ │ │ │ │ - stmdbvs ip!, {r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvc r3, {r0, r1, r5, r6, sp}^ │ │ │ │ │ - strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ - strtmi r7, [r0], -r5, ror #4 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmpvs sp, sp, ror #2 │ │ │ │ │ + mcrrmi 8, 7, r6, sp, cr4 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cmnvs r3, #3008 @ 0xbc0 │ │ │ │ │ + @ instruction: 0x2c6d696c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ + ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + @ instruction: 0x632c6576 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + svcvs 0x002f6269 │ │ │ │ │ + ldclcs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ + cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ + stclcs 5, cr6, [sp], #-464 @ 0xfffffe30 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ + svcvs 0x00632c64 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + blvs 2aa6f58 <_edata@@Base+0x853f58> │ │ │ │ │ + ldccs 4, cr3, [r5], #-408 @ 0xfffffe68 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + cmnvs r2, r3, ror r1 │ │ │ │ │ + svcvs 0x00632c67 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldclvs 15, cr2, [r3, #-392]! @ 0xfffffe78 │ │ │ │ │ + stclcs 4, cr7, [r8], #-388 @ 0xfffffe7c │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ + svcvs 0x00632c65 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdbvc r3!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ + strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ + cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ + strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x006f7467 │ │ │ │ │ + @ instruction: 0x632c736c │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvc r6, [pc, #-617]! @ e1afc7 <__bss_end__@@Base+0x71d917> │ │ │ │ │ + svcvs 0x0063696e │ │ │ │ │ + cmnvs r4, r4, ror #10 │ │ │ │ │ + @ instruction: 0x632c6174 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + strvc r6, [pc, #-617]! @ e1afdb <__bss_end__@@Base+0x71d92b> │ │ │ │ │ + @ instruction: 0x2c74696e │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ + strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ + ldrtvs r7, [r3], #-623 @ 0xfffffd91 │ │ │ │ │ + cmnvc r5, #44, 8 @ 0x2c000000 │ │ │ │ │ + rsbvc r7, r9, r3, ror #4 │ │ │ │ │ + ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ + strbtvs r6, [r9], -ip, lsr #8 │ │ │ │ │ + svcvs 0x00665f66 │ │ │ │ │ + strtvs r6, [ip], #-3442 @ 0xfffff28e │ │ │ │ │ + svcpl 0x00666669 │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ + strtvs r7, [ip], #-884 @ 0xfffffc8c │ │ │ │ │ + strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ + strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a550 <__bss_end__@@Base+0x71cea0> │ │ │ │ │ - ldmdbeq r3, {r0, r4, r5, r8, sl, lr}^ │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stccs 3, cr7, [r5, #-404] @ 0xfffffe6c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a588 <__bss_end__@@Base+0x71ced8> │ │ │ │ │ - stmdbne lr, {r0, r4, r5, r9, sl, lr} │ │ │ │ │ - blvs 26f2c88 <_edata@@Base+0x49fc88> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - @ instruction: 0x66696373 │ │ │ │ │ - svcmi 0x00556361 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a5a8 <__bss_end__@@Base+0x71cef8> │ │ │ │ │ - @ instruction: 0x512d0533 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r5, #115 @ 0x73 │ │ │ │ │ - rsbcs r6, ip, r9, ror #2 │ │ │ │ │ - ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ - strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq pc, r0, r3, ror r0 @ │ │ │ │ │ - streq r0, [pc, #-2048] @ e19f9c <__bss_end__@@Base+0x71c8ec> │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a5f0 <__bss_end__@@Base+0x71cf40> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + cmnvc r9, #44, 8 @ 0x2c000000 │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + cmnvs r2, ip, lsr #8 │ │ │ │ │ + stmdbvc r4!, {r0, r1, r2, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + stmdbvs sp!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strvs r7, [ip, #-867]! @ 0xfffffc9d │ │ │ │ │ + stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x662c7374 │ │ │ │ │ + cmnvs r0, r6, ror #8 │ │ │ │ │ + @ instruction: 0x2c356b63 │ │ │ │ │ + rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ + strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ + cmnvc r9, #12032 @ 0x2f00 │ │ │ │ │ + stmdbvs r6!, {r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + cmnvs lr, #-2147483621 @ 0x8000001b │ │ │ │ │ + svcvs 0x00662c65 │ │ │ │ │ + strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ + stclvs 15, cr5, [r5], #-456 @ 0xfffffe38 │ │ │ │ │ + strtvs r6, [ip], -r9, ror #26 │ │ │ │ │ + strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ + ldclcs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + stmdavs ip!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ + stmdavs ip!, {r0, r1, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ + @ instruction: 0x6c2f6b63 │ │ │ │ │ + ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ + svcvs 0x00656772 │ │ │ │ │ + rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ + stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sp, lr} │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + mcrvs 12, 3, r2, cr9, cr3, {3} │ │ │ │ │ + strbvs r6, [r7, #-1396]! @ 0xfffffa8c │ │ │ │ │ + ldrbvs r5, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ + mcrvs 5, 3, r7, cr5, cr1, {3} │ │ │ │ │ + stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stcvs 14, cr6, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ + cmnvs r1, #97 @ 0x61 │ │ │ │ │ + cmnvs ip, fp, ror #24 │ │ │ │ │ + blvs 26f3904 <_edata@@Base+0x4a0904> │ │ │ │ │ + cmnvs ip, pc, lsr #4 │ │ │ │ │ + smcvs 49859 @ 0xc2c3 │ │ │ │ │ + blvs 26f3910 <_edata@@Base+0x4a0910> │ │ │ │ │ + rsbvc r6, r1, pc, lsr #24 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ + stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ + strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ + stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ + stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc ip, #25344 @ 0x6300 │ │ │ │ │ + rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ + stcvs 3, cr7, [ip, #-404]! @ 0xfffffe6c │ │ │ │ │ + svcvs 0x00726361 │ │ │ │ │ + strbtvc r6, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ │ + @ instruction: 0x2c786972 │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + svccs 0x006b6361 │ │ │ │ │ + rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ + cmnvc r9, #44, 26 @ 0xb00 │ │ │ │ │ + cdpvs 12, 6, cr2, cr13, cr3, {3} │ │ │ │ │ + svcvs 0x00747765 │ │ │ │ │ + strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ + cmnvs r9, ip, ror #8 │ │ │ │ │ + strbtvc r6, [r9], #-1124 @ 0xfffffb9c │ │ │ │ │ + stclcs 6, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + strbtvs r6, [ip], #-1390 @ 0xfffffa92 │ │ │ │ │ + ldclvs 2, cr7, [pc, #-404] @ e1b22c <__bss_end__@@Base+0x71db7c> │ │ │ │ │ + stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + @ instruction: 0x2c636972 │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ + @ instruction: 0x2c6f696c │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ + stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, r5, pc, ror #8 │ │ │ │ │ + svccs 0x006b6361 │ │ │ │ │ + stclcs 2, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stclvs 0, cr7, [pc], #-444 @ e1b238 <__bss_end__@@Base+0x71db88> │ │ │ │ │ + ldrbtvs r2, [r0], #-3193 @ 0xfffff387 │ │ │ │ │ + stclcs 6, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ + ldclcs 3, cr6, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a620 <__bss_end__@@Base+0x71cf70> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - @ instruction: 0xff726f73 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a648 <__bss_end__@@Base+0x71cf98> │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbtvs r6, [r0], #-3433 @ 0xfffff297 │ │ │ │ │ - svcmi 0x00666669 │ │ │ │ │ - @ instruction: 0x060f4554 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a680 <__bss_end__@@Base+0x71cfd0> │ │ │ │ │ - @ instruction: 0x56565433 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ - svcpl 0x00686373 │ │ │ │ │ - ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ - strbpl r6, [pc], #-3681 @ e1a868 <__bss_end__@@Base+0x71d1b8> │ │ │ │ │ - stmdaeq pc, {r0, r2, r6, r8, r9, sl} @ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a6c0 <__bss_end__@@Base+0x71d010> │ │ │ │ │ - movtpl r4, #27954 @ 0x6d32 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ - strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - strbeq r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a6f8 <__bss_end__@@Base+0x71d048> │ │ │ │ │ - stmdbmi r6, {r0, r4, r5, r8, sl, lr}^ │ │ │ │ │ - blvs 26f2df8 <_edata@@Base+0x49fdf8> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + ldrbtvc r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ + cmnvs r5, ip, lsr #2 │ │ │ │ │ + ldclvs 4, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ + stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ + stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ + stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ + @ instruction: 0x732c7374 │ │ │ │ │ + ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + svcvs 0x00732c6e │ │ │ │ │ + svcpl 0x0065766c │ │ │ │ │ + svcpl 0x00746172 │ │ │ │ │ cmnvc r5, r9, ror #28 │ │ │ │ │ - eorpl r0, pc, pc, lsl #8 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a718 <__bss_end__@@Base+0x71d068> │ │ │ │ │ - @ instruction: 0x060f5233 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ - stclcs 14, cr6, [r7, #-420]! @ 0xfffffe5c │ │ │ │ │ + stclvs 3, cr7, [pc], #-176 @ e1b3a4 <__bss_end__@@Base+0x71dcf4> │ │ │ │ │ + subsvc r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ + @ instruction: 0x732c6365 │ │ │ │ │ + strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ + cmnvs r4, ip, lsr #6 │ │ │ │ │ + @ instruction: 0x732c7374 │ │ │ │ │ + mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ + svcvs 0x00727067 │ │ │ │ │ + ldmdbvc r3!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ + ldrbvs r2, [r4, #-3181]! @ 0xfffff393 │ │ │ │ │ + rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr12, {1} │ │ │ │ │ + svccs 0x00726f73 │ │ │ │ │ + cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ + ldrbvs r6, [r2, #-1637]! @ 0xfffff99b │ │ │ │ │ + svcvs 0x00632d65 │ │ │ │ │ + strtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ + svcpl 0x00747365 │ │ │ │ │ + cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ + cdpvs 15, 6, cr5, cr5, cr8, {3} │ │ │ │ │ + stmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldclcs 7, cr6, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ + svcpl 0x00796c6f │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ + rsbsvc r2, r4, #25856 @ 0x6500 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbsvc r2, r4, #29440 @ 0x7300 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbcc r2, sp, #460 @ 0x1cc │ │ │ │ │ + strtvc r6, [ip], #-2669 @ 0xfffff593 │ │ │ │ │ + svcvs 0x00676972 │ │ │ │ │ + strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ + ldclcs 2, cr7, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ + stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ + ldrbvs r2, [r6, #-3187]! @ 0xfffff38d │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + ldrbvc r7, [pc], #-2604 @ e1b4f0 <__bss_end__@@Base+0x71de40> │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - andeq r7, r0, r1, ror #8 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a758 <__bss_end__@@Base+0x71d0a8> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbseq r6, r9, ip, ror #2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a790 <__bss_end__@@Base+0x71d0e0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - svcvs 0x00727245 │ │ │ │ │ - strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - andeq r6, r0, pc, ror #28 │ │ │ │ │ + strtcs r2, [r4], #-3965 @ 0xfffff083 │ │ │ │ │ + ldrbtvs r2, [fp], #-3620 @ 0xfffff1dc │ │ │ │ │ + strtvs r6, [ip], #-3429 @ 0xfffff29b │ │ │ │ │ + strtvs r3, [ip], #-365 @ 0xfffffe93 │ │ │ │ │ + strtvs r3, [ip], #-621 @ 0xfffffd93 │ │ │ │ │ + strtvs r3, [ip], #-877 @ 0xfffffc93 │ │ │ │ │ + rsbseq r7, sp, sp, ror #8 │ │ │ │ │ + ... │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a7b0 <__bss_end__@@Base+0x71d100> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b6f8 <__bss_end__@@Base+0x71e048> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ + stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + andeq r0, r0, lr, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a7e0 <__bss_end__@@Base+0x71d130> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b730 <__bss_end__@@Base+0x71e080> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ - blvs 26f2ee0 <_edata@@Base+0x49fee0> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, r9, sp, lr}^ │ │ │ │ │ - andeq r7, r0, sp, rrx │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a800 <__bss_end__@@Base+0x71d150> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + svcvs 0x00727245 │ │ │ │ │ + strbvs r2, [sp, #-114] @ 0xffffff8e │ │ │ │ │ + @ instruction: 0x67617373 │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a838 <__bss_end__@@Base+0x71d188> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b750 <__bss_end__@@Base+0x71e0a0> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ - cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - @ instruction: 0x6c616974 │ │ │ │ │ - ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a870 <__bss_end__@@Base+0x71d1c0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - andeq r6, r0, r0, ror r1 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a898 <__bss_end__@@Base+0x71d1e8> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a8c0 <__bss_end__@@Base+0x71d210> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ - cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - rsceq fp, r1, r7, ror #8 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a8f8 <__bss_end__@@Base+0x71d248> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ - rsbcs r6, lr, r2, ror r1 │ │ │ │ │ - stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ - cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a920 <__bss_end__@@Base+0x71d270> │ │ │ │ │ - addeq lr, r0, r3, lsr r4 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbseq r6, r2, r3, ror pc │ │ │ │ │ + stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ + andeq r6, r0, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a948 <__bss_end__@@Base+0x71d298> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b778 <__bss_end__@@Base+0x71e0c8> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - @ instruction: 0x67697274 │ │ │ │ │ - stclvs 15, cr6, [pc], #-464 @ e1a958 <__bss_end__@@Base+0x71d2a8> │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ + eorvc r6, r0, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ + cmnvs r9, pc, ror #26 │ │ │ │ │ + andeq r7, r0, ip, ror #6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a980 <__bss_end__@@Base+0x71d2d0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b7c0 <__bss_end__@@Base+0x71e110> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - andeq r6, r0, pc, ror #28 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a9b8 <__bss_end__@@Base+0x71d308> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ - ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ + rsbeq r7, r5, r9, ror #6 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1a9d8 <__bss_end__@@Base+0x71d328> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b7f8 <__bss_end__@@Base+0x71e148> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ + stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ + mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ + mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ + andeq r7, r0, r4, ror r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aa08 <__bss_end__@@Base+0x71d358> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ - svcvs 0x00656772 │ │ │ │ │ - rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aa30 <__bss_end__@@Base+0x71d380> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - rsbscs r6, r4, r5, ror #28 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aa58 <__bss_end__@@Base+0x71d3a8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b830 <__bss_end__@@Base+0x71e180> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvs lr, r6, ror #18 │ │ │ │ │ - rsbeq r6, r5, lr, ror #6 │ │ │ │ │ + strbvs r6, [r6, #-1362]! @ 0xfffffaae │ │ │ │ │ + cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aa80 <__bss_end__@@Base+0x71d3d0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b850 <__bss_end__@@Base+0x71e1a0> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aab0 <__bss_end__@@Base+0x71d400> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ - ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ │ + vsubvs.f32 s15, s10, s11 │ │ │ │ │ + rsbseq r7, r3, r9, ror #8 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aae8 <__bss_end__@@Base+0x71d438> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b888 <__bss_end__@@Base+0x71e1d8> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r0, r4, rrx │ │ │ │ │ - rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ + cdpmi 13, 2, cr6, cr0, cr15, {3} │ │ │ │ │ + strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ + andeq r7, r0, r2, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ab20 <__bss_end__@@Base+0x71d470> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b8a8 <__bss_end__@@Base+0x71e1f8> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ + strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ + andeq r0, r0, r7, rrx │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ab48 <__bss_end__@@Base+0x71d498> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b8e0 <__bss_end__@@Base+0x71e230> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - ldmdbvc r2!, {r0, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ab68 <__bss_end__@@Base+0x71d4b8> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ - rsbscs r6, r2, r9, ror #10 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r5, ror #6 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aba8 <__bss_end__@@Base+0x71d4f8> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - rsbeq r6, fp, r1, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1abd0 <__bss_end__@@Base+0x71d520> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbseq r6, r2, lr, ror #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1abf8 <__bss_end__@@Base+0x71d548> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - subpl r4, r5, pc, asr #8 │ │ │ │ │ - subeq r4, fp, r1, asr #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ac20 <__bss_end__@@Base+0x71d570> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ac50 <__bss_end__@@Base+0x71d5a0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - rsceq r7, r2, r3, ror r2 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ + cmnvs r2, r5, ror #14 │ │ │ │ │ + andeq r7, r0, ip, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ac68 <__bss_end__@@Base+0x71d5b8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b920 <__bss_end__@@Base+0x71e270> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ - ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ - rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r3, ror #6 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + andeq r7, r0, r8, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1acb0 <__bss_end__@@Base+0x71d600> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b960 <__bss_end__@@Base+0x71e2b0> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ - cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ace8 <__bss_end__@@Base+0x71d638> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ e1ad00 <__bss_end__@@Base+0x71d650> │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ad20 <__bss_end__@@Base+0x71d670> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ - rsbcs r6, r5, r9, ror #26 │ │ │ │ │ - ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - rsbseq r6, r4, r5, ror #28 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ad60 <__bss_end__@@Base+0x71d6b0> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ - andeq r6, r0, r4, ror #12 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ad88 <__bss_end__@@Base+0x71d6d8> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - rsbseq r6, r2, r3, ror pc │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1adb0 <__bss_end__@@Base+0x71d700> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - rsbeq r7, r5, r3, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1add8 <__bss_end__@@Base+0x71d728> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - blvs 26f34d8 <_edata@@Base+0x4a04d8> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ - svcpl 0x006d7574 │ │ │ │ │ - rsbvc r6, sp, r3, ror #30 │ │ │ │ │ - mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ │ + ldrbvc r7, [r3, #-111]! @ 0xffffff91 │ │ │ │ │ + rsbseq r7, r4, r2, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ae08 <__bss_end__@@Base+0x71d758> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b998 <__bss_end__@@Base+0x71e2e8> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e1afc8 <__bss_end__@@Base+0x71d918> │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ - rsbvc r4, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - cmnvc r4, #1073741851 @ 0x4000001b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ae28 <__bss_end__@@Base+0x71d778> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b9a8 <__bss_end__@@Base+0x71e2f8> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ - blvs 26f3528 <_edata@@Base+0x4a0528> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - cmnvs r5, #1912602624 @ 0x72000000 │ │ │ │ │ - andeq r6, r0, pc, ror #28 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ae48 <__bss_end__@@Base+0x71d798> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ - cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ - strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbeq r7, r1, r2, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1ae90 <__bss_end__@@Base+0x71d7e0> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r6, sp, r3, asr r9 │ │ │ │ │ - stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - andeq r6, r0, pc, ror #28 │ │ │ │ │ + svcvs 0x00662073 │ │ │ │ │ + svcvs 0x00432072 │ │ │ │ │ + strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ + strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ + rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aec0 <__bss_end__@@Base+0x71d810> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1b9d8 <__bss_end__@@Base+0x71e328> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvc r3, #80, 30 @ 0x140 │ │ │ │ │ - strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ │ - rsbvc r6, sp, r0, lsr #18 │ │ │ │ │ - ldrbvs r6, [r6, #-3954]! @ 0xfffff08e │ │ │ │ │ - strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ - svcvs 0x00742073 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr0, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aef8 <__bss_end__@@Base+0x71d848> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svcpl 0x00626972 │ │ │ │ │ - rsbeq r6, r5, pc, ror #8 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1af30 <__bss_end__@@Base+0x71d880> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ - cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ - rsbeq r6, sp, r4, ror r5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1af60 <__bss_end__@@Base+0x71d8b0> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - rsbcs r6, ip, r9, ror #2 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1af90 <__bss_end__@@Base+0x71d8e0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - rsbseq r7, r3, r5, ror #4 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e1bbb4 <__bss_end__@@Base+0x71e504> │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1afa8 <__bss_end__@@Base+0x71d8f8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1ba10 <__bss_end__@@Base+0x71e360> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - smcvs 13970 @ 0x3692 │ │ │ │ │ - svcvs 0x0073206c │ │ │ │ │ - ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00206e6f │ │ │ │ │ - stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ - rsbvc r6, r5, #106954752 @ 0x6600000 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strvs r6, [r0, #-3169]! @ 0xfffff39f │ │ │ │ │ - strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1aff8 <__bss_end__@@Base+0x71d948> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ - rsbcs r6, lr, r2, ror r1 │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ - cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b020 <__bss_end__@@Base+0x71d970> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ - cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b060 <__bss_end__@@Base+0x71d9b0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1eeb780 <__bss_end__@@Base+0x17ee0d0> │ │ │ │ │ + stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ + ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ + andeq r7, r0, r5, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b098 <__bss_end__@@Base+0x71d9e8> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ - rsbeq r6, lr, r4, ror pc │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b0d0 <__bss_end__@@Base+0x71da20> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1ba40 <__bss_end__@@Base+0x71e390> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + rsbvc r7, r5, #79 @ 0x4f │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + svcvs 0x00662073 │ │ │ │ │ + hvcvc 20994 @ 0x5202 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b108 <__bss_end__@@Base+0x71da58> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1ba68 <__bss_end__@@Base+0x71e3b8> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b140 <__bss_end__@@Base+0x71da90> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ - strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ - strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ - ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ - svcvs 0x00746172 │ │ │ │ │ - andeq r7, r0, r2, ror r3 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b168 <__bss_end__@@Base+0x71dab8> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - @ instruction: 0x6d6d7953 │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r5, ror #6 │ │ │ │ │ + stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + andeq r6, r0, ip, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b198 <__bss_end__@@Base+0x71dae8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1baa0 <__bss_end__@@Base+0x71e3f0> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r5, ror #6 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + andeq r7, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b1d0 <__bss_end__@@Base+0x71db20> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ - cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b1f8 <__bss_end__@@Base+0x71db48> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bad8 <__bss_end__@@Base+0x71e428> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - svcvs 0x00707845 │ │ │ │ │ - strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ - rsbcs r6, ip, r9, ror #2 │ │ │ │ │ - ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ - stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b220 <__bss_end__@@Base+0x71db70> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ - stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - andeq r0, r0, r1, rrx │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + svcvs 0x00662073 │ │ │ │ │ + strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ + cmnvs r2, lr, ror #8 │ │ │ │ │ + andeq r0, r0, lr, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b260 <__bss_end__@@Base+0x71dbb0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bb00 <__bss_end__@@Base+0x71e450> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r5, #83 @ 0x53 │ │ │ │ │ - rsbcs r6, ip, r9, ror #2 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r4, ror r3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b2a0 <__bss_end__@@Base+0x71dbf0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bb38 <__bss_end__@@Base+0x71e488> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ - rsbsvc r6, r5, #332 @ 0x14c │ │ │ │ │ - stcmi 5, cr6, [r0], #-396 @ 0xfffffe74 │ │ │ │ │ - stclvs 6, cr7, [r5], #-404 @ 0xfffffe6c │ │ │ │ │ - rsbvs r4, r5, #32, 8 @ 0x20000000 │ │ │ │ │ - stmdbvs r7!, {r0, r2, r4, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ - andeq r6, r0, lr, ror #14 │ │ │ │ │ + blvs 26f4238 <_edata@@Base+0x4a1238> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + eorseq r3, r0, r6, ror #18 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b2c8 <__bss_end__@@Base+0x71dc18> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bb58 <__bss_end__@@Base+0x71e4a8> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvc r7, [pc, #-583]! @ e1b25d <__bss_end__@@Base+0x71dbad> │ │ │ │ │ - andeq r7, r0, r0, ror r3 │ │ │ │ │ + ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ + rsbvc r6, r1, r4, ror #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b300 <__bss_end__@@Base+0x71dc50> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbeq r6, r6, r7, ror #14 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b330 <__bss_end__@@Base+0x71dc80> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bb90 <__bss_end__@@Base+0x71e4e0> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs r2, r1, asr #4 │ │ │ │ │ - rsceq r7, r2, r9, ror r3 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b348 <__bss_end__@@Base+0x71dc98> │ │ │ │ │ - addeq lr, r0, r1, lsr r5 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - rsbseq r6, r8, ip, ror #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b370 <__bss_end__@@Base+0x71dcc0> │ │ │ │ │ - addeq lr, r0, r3, lsr r5 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ - rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - rsbseq r6, r9, ip, ror #2 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b3a0 <__bss_end__@@Base+0x71dcf0> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ - rsbsvc r6, r3, ip, asr #18 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - stmdavc r1!, {r5, r8, sl, fp, lr}^ │ │ │ │ │ - rsbeq r6, r1, r9, ror #26 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b3c0 <__bss_end__@@Base+0x71dd10> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ - cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ e1b036 <__bss_end__@@Base+0x71d986> │ │ │ │ │ - subvc r2, pc, r3, ror r0 @ │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - addeq lr, r0, r3, ror r5 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b408 <__bss_end__@@Base+0x71dd58> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ - cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - strbtvc r7, [ip], #-1395 @ 0xfffffa8d │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b448 <__bss_end__@@Base+0x71dd98> │ │ │ │ │ - addeq lr, r0, r3, lsr r5 │ │ │ │ │ - ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ - rsbsvc r7, r5, r2, ror r2 │ │ │ │ │ - addeq r7, r0, r4, ror r3 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b468 <__bss_end__@@Base+0x71ddb8> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ - ldrbtvc r7, [r9], #-32 @ 0xffffffe0 │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b490 <__bss_end__@@Base+0x71dde0> │ │ │ │ │ - addeq lr, r0, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - addeq r7, r0, lr, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b4d0 <__bss_end__@@Base+0x71de20> │ │ │ │ │ - addeq lr, r0, r1, lsr r5 │ │ │ │ │ - cmnvs ip, r2, asr r5 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - svcvs 0x00206c61 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b4f8 <__bss_end__@@Base+0x71de48> │ │ │ │ │ - addeq lr, r0, r1, lsr r5 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvs r0, ip, ror #2 │ │ │ │ │ - addeq r6, r0, r3, ror #22 │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ + strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ + rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b520 <__bss_end__@@Base+0x71de70> │ │ │ │ │ - addeq lr, r0, r3, lsr r5 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - @ instruction: 0x676f7250 │ │ │ │ │ - rsbcs r6, sp, r2, ror r1 │ │ │ │ │ - strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bbc8 <__bss_end__@@Base+0x71e518> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + ldrbvc r6, [r9, -fp, asr #10]! │ │ │ │ │ + rsbcs r7, r4, pc, ror #4 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + cmnvc r4, #1552 @ 0x610 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b550 <__bss_end__@@Base+0x71dea0> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ - stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ - ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbseq r7, r4, r0, ror r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bbe8 <__bss_end__@@Base+0x71e538> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ + strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ + andeq r0, r0, r7, rrx │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b598 <__bss_end__@@Base+0x71dee8> │ │ │ │ │ - addeq lr, r0, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bc10 <__bss_end__@@Base+0x71e560> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ - rsbcs r6, lr, r3, ror pc │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - addeq r7, r0, r5, ror #6 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b5d8 <__bss_end__@@Base+0x71df28> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r6, sp, r8, ror #30 │ │ │ │ │ - rsbeq r6, fp, r1, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b600 <__bss_end__@@Base+0x71df50> │ │ │ │ │ - addeq lr, r0, r3, lsr r5 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e1b7c0 <__bss_end__@@Base+0x71e110> │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ - ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b620 <__bss_end__@@Base+0x71df70> │ │ │ │ │ - addeq lr, r0, r1, lsr r5 │ │ │ │ │ - rsbvc r6, r1, #5439488 @ 0x530000 │ │ │ │ │ - rsceq r7, r2, r5, ror #4 │ │ │ │ │ + strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ + rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ + @ instruction: 0x61207475 │ │ │ │ │ + svcmi 0x0020646e │ │ │ │ │ + ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b638 <__bss_end__@@Base+0x71df88> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bc58 <__bss_end__@@Base+0x71e5a8> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ - rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - addeq lr, r0, r9, ror r5 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ + cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b678 <__bss_end__@@Base+0x71dfc8> │ │ │ │ │ - addeq lr, r0, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bc88 <__bss_end__@@Base+0x71e5d8> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdavs r3!, {r0, r1, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - svcvs 0x006e7320 │ │ │ │ │ - smcvs 50791 @ 0xc667 │ │ │ │ │ - rsbseq r6, r3, fp, ror #10 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b6a8 <__bss_end__@@Base+0x71dff8> │ │ │ │ │ - addeq lr, r0, r3, lsr r5 │ │ │ │ │ - andeq r2, r0, r1, lsr #2 │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b6c0 <__bss_end__@@Base+0x71e010> │ │ │ │ │ - addeq lr, r0, r1, lsr r5 │ │ │ │ │ - rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ - strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs r9, pc, ror #4 │ │ │ │ │ - strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ - andeq r2, r0, r5, lsr #10 │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ + subscs r4, r3, r9, asr #12 │ │ │ │ │ + cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ + cmnvc ip, #116, 2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b6f0 <__bss_end__@@Base+0x71e040> │ │ │ │ │ - addeq lr, r0, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bcb8 <__bss_end__@@Base+0x71e608> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - andeq r2, r0, r7, lsr #14 │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b730 <__bss_end__@@Base+0x71e080> │ │ │ │ │ - addeq lr, r0, r1, lsr r5 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - andeq r6, r0, pc, ror #28 │ │ │ │ │ - andeq r2, r0, sl, lsr #20 │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b770 <__bss_end__@@Base+0x71e0c0> │ │ │ │ │ - @ instruction: 0xf7df5b31 │ │ │ │ │ - strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ - strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ - svcvs 0x00206369 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ - andeq r3, r0, sl, lsr sl │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bcf0 <__bss_end__@@Base+0x71e640> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + cmnvc lr, #268 @ 0x10c │ │ │ │ │ + strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b7a0 <__bss_end__@@Base+0x71e0f0> │ │ │ │ │ - stmdaeq r6, {r0, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ - svcvs 0x0020746e │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - submi r4, r5, #754974720 @ 0x2d000000 │ │ │ │ │ - andeq r3, r0, pc, lsr pc │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bd10 <__bss_end__@@Base+0x71e660> │ │ │ │ │ + svceq 0x00095331 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b7d0 <__bss_end__@@Base+0x71e120> │ │ │ │ │ - ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bd20 <__bss_end__@@Base+0x71e670> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - andeq r5, r0, lr, asr lr │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b810 <__bss_end__@@Base+0x71e160> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ - strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ - svcvs 0x00206369 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - svccs 0x00050f07 │ │ │ │ │ - andeq r5, r0, pc, asr pc │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bd38 <__bss_end__@@Base+0x71e688> │ │ │ │ │ + @ instruction: 0x56565432 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e1b840 <__bss_end__@@Base+0x71e190> │ │ │ │ │ - @ instruction: 0x512d0531 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ - andeq r6, r0, r0, rrx │ │ │ │ │ - rsceq r7, r2, r0, asr #5 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq r4, r4, r0, ror #24 │ │ │ │ │ - strdeq r3, [r4], r0 │ │ │ │ │ - addeq lr, r0, r8, lsl #12 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsr r5 │ │ │ │ │ - addeq lr, r0, r8, asr #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, asr r5 │ │ │ │ │ - addeq r4, r2, r0, asr r3 │ │ │ │ │ - addeq lr, r0, r8, lsl #11 │ │ │ │ │ - addeq r4, r2, r8, ror r3 │ │ │ │ │ - addeq lr, r0, r8, ror r5 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, ror #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq r3, r4, r0, asr #5 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq pc, r0, r0, asr #28 │ │ │ │ │ - umulleq lr, r0, r8, r5 │ │ │ │ │ - addeq lr, r0, r8, lsl r5 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsr #11 │ │ │ │ │ - addeq r4, r4, r8, lsr ip │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, asr #11 │ │ │ │ │ - addeq pc, r0, r8, ror #28 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - @ instruction: 0x0080e5b8 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsr #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq pc, r0, r0, asr #28 │ │ │ │ │ - umulleq lr, r0, r8, r5 │ │ │ │ │ - addeq lr, r0, r8, lsl r5 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsr #11 │ │ │ │ │ - addeq r4, r4, r8, lsr ip │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, asr #11 │ │ │ │ │ - addeq pc, r0, r8, ror #28 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - @ instruction: 0x0080e5b8 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - strdeq lr, [r0], r8 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - addeq lr, r0, r8, lsl #10 │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - cdpcs 0, 2, cr3, cr15, cr14, {1} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strtcs r6, [pc], #-365 @ e1be5c <__bss_end__@@Base+0x71e7ac> │ │ │ │ │ - blvc 19a4ef0 <__bss_end__@@Base+0x12a7840> │ │ │ │ │ - stclcs 1, cr6, [r3], #-436 @ 0xfffffe4c │ │ │ │ │ - strvc r6, [ip, -sp, ror #6]! │ │ │ │ │ - rsbseq r6, sp, r8, ror sp │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - @ instruction: 0x732f302e │ │ │ │ │ - ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ - strtcs r2, [r4], #-1071 @ 0xfffffbd1 │ │ │ │ │ - cmnvs sp, lr, lsr #22 │ │ │ │ │ - cmnvs sp, #25344 @ 0x6300 │ │ │ │ │ - ldclvs 7, cr7, [r8, #-176]! @ 0xffffff50 │ │ │ │ │ - andeq r0, r0, sp, ror r0 │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - strtcs r3, [pc], #-46 @ e1bed4 <__bss_end__@@Base+0x71e824> │ │ │ │ │ - blvc 19a4f68 <__bss_end__@@Base+0x12a78b8> │ │ │ │ │ - stclcs 1, cr6, [r3], #-436 @ 0xfffffe4c │ │ │ │ │ - strvc r6, [ip, -sp, ror #6]! │ │ │ │ │ - rsbseq r6, sp, r8, ror sp │ │ │ │ │ - ... │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - andle r3, r0, lr, lsr #32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e1bd48 <__bss_end__@@Base+0x71e698> │ │ │ │ │ + rscseq r8, sl, r1, lsr sl │ │ │ │ │ + cdpvs 4, 6, cr6, cr5, cr9, {2} │ │ │ │ │ + stmdbvs r6!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + rsbseq r7, r3, r5, ror #4 │ │ │ │ │ + andle r0, r0, r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ e1bd68 <__bss_end__@@Base+0x71e6b8> │ │ │ │ │ - ldmdbcs r0!, {r1, r4, r5, r9, sl, fp, sp} │ │ │ │ │ + ldmdbcs r0!, {r0, r4, r5, r9, sl, fp, sp} │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ @ instruction: 0x36353253 │ │ │ │ │ @ instruction: 0x56493135 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ rsceq r6, r2, sp, ror #2 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ @@ -1766507,15 +1766279,15 @@ │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ addeq r2, r0, r8, asr #12 │ │ │ │ │ addeq r5, r2, r0, asr #8 │ │ │ │ │ adcseq fp, r9, r0, lsl #29 │ │ │ │ │ ldrshteq fp, [r9], r0 │ │ │ │ │ adcseq fp, r9, r0, ror #30 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ - strheq sl, [r0], #232 @ 0xe8 │ │ │ │ │ + sbceq sl, r0, r8, lsl #30 │ │ │ │ │ rsceq r8, r8, r8, lsl fp │ │ │ │ │ rsceq r8, r8, r0, lsr fp │ │ │ │ │ rsceq r8, r8, r8, asr #22 │ │ │ │ │ rsceq r8, r8, r0, ror #22 │ │ │ │ │ rsceq r8, r8, r8, ror fp │ │ │ │ │ smlaleq r8, r8, r0, fp @ │ │ │ │ │ rsceq r8, r8, r8, lsr #23 │ │ │ │ │ @@ -1768648,37 +1768420,37 @@ │ │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ andeq r0, r1, r1, lsl r6 │ │ │ │ │ streq r0, [pc, #-2048] @ e1eb14 <__bss_end__@@Base+0x721464> │ │ │ │ │ svcmi 0x0055512d │ │ │ │ │ movweq r4, #62804 @ 0xf554 │ │ │ │ │ blx ff968352 <_edata@@Base+0xfd715352> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ strhteq pc, [r1], #56 @ 0x38 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq pc, r1, r4, asr #7 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ rsceq pc, r1, r0, ror #7 │ │ │ │ │ andeq r0, r4, #0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stmdaeq r0, {r0, r3} │ │ │ │ │ rsceq pc, r1, ip, ror #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ strvs r0, [r1, #-0] │ │ │ │ │ ... │ │ │ │ │ andeq r1, r1, r2, lsl #18 │ │ │ │ │ stmdbeq r1, {r8, sl, fp, ip, pc} │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ ldmdaeq r4!, {r2, r9}^ │ │ │ │ │ orrseq r0, lr, r0 │ │ │ │ │ @@ -1768686,25 +1768458,25 @@ │ │ │ │ │ svcvc 0x00020800 │ │ │ │ │ svcls 0x00000008 │ │ │ │ │ @ instruction: 0x01a70a01 │ │ │ │ │ andeq r0, ip, #0 │ │ │ │ │ andeq r0, r0, r1, lsr #12 │ │ │ │ │ cdp 1, 0, cr0, cr9, cr0, {5} │ │ │ │ │ andne r0, r0, r7 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x011bbdb8 │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ andle ip, r0, r0, lsr #7 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ teqne r0, r0, asr #4 @ │ │ │ │ │ mvneq pc, r0, asr #5 │ │ │ │ │ @ instruction: 0xf0006d88 │ │ │ │ │ svclt 0x0000bed7 │ │ │ │ │ teqne r0, #64, 4 @ │ │ │ │ │ mvneq pc, #192, 4 │ │ │ │ │ cmneq r0, r3, lsl #2 @ │ │ │ │ │ @@ -1769820,19 +1769592,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ cmncc fp, r4, ror #2 │ │ │ │ │ svcvs 0x002e6935 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3a4944 <__stack_chk_guard@@Base+0x11787c> │ │ │ │ │ + b 3aa9ec <__stack_chk_guard@@Base+0x11d924> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3a494c <__stack_chk_guard@@Base+0x117884> │ │ │ │ │ + b 3aa9e4 <__stack_chk_guard@@Base+0x11d91c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3a4950 <__stack_chk_guard@@Base+0x117888> │ │ │ │ │ + b 3aa9dc <__stack_chk_guard@@Base+0x11d914> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ muleq r0, r8, r2 │ │ │ │ │ sbcseq pc, lr, r0, lsr #15 │ │ │ │ │ svceq 0x00095342 │ │ │ │ │ ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ streq r0, [pc, #-2104] @ e1fe1c <__bss_end__@@Base+0x72276c> │ │ │ │ │ @@ -1771876,40 +1771648,40 @@ │ │ │ │ │ svceq 0x0009544c │ │ │ │ │ ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ streq r0, [pc, #-2103] @ e21e01 <__bss_end__@@Base+0x724751> │ │ │ │ │ svcmi 0x0055512d │ │ │ │ │ blx ff96b672 <_edata@@Base+0xfd718672> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mrseq r0, (UNDEF: 0) │ │ │ │ │ strbeq r0, [r7, #0]! │ │ │ │ │ ldrdeq r2, [r2], #104 @ 0x68 @ │ │ │ │ │ andeq r1, r9, fp, lsl #18 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0x01a70a01 │ │ │ │ │ rsceq r2, r2, r4, ror #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mvneq r0, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ cmneq pc, r1, lsl #22 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ cdp 13, 0, cr6, cr0, cr1, {0} │ │ │ │ │ cmneq pc, r1, lsl #30 │ │ │ │ │ mrseq r0, (UNDEF: 1) │ │ │ │ │ cdp 6, 0, cr6, cr0, cr1, {0} │ │ │ │ │ cmneq pc, r1, lsl #6 │ │ │ │ │ andeq r0, r1, #0 │ │ │ │ │ cdp 3, 0, cr7, cr0, cr1, {0} │ │ │ │ │ cmneq pc, r1, lsl #14 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ rsbseq r7, r4, r1, lsl #8 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r4, r0 │ │ │ │ │ andeq lr, r2, r6, lsl #4 │ │ │ │ │ mvnseq r0, r0, lsl #8 │ │ │ │ │ ldrdeq r1, [r0], -r3 │ │ │ │ │ vrshl.s8 d6, d1, d0 │ │ │ │ │ @@ -1771927,43 +1771699,43 @@ │ │ │ │ │ rsbseq r7, r4, r1, lsl #8 │ │ │ │ │ svcvc 0x001b01f2 │ │ │ │ │ streq r0, [r0], #-1 │ │ │ │ │ rsbseq r0, r4, r4, lsl #2 │ │ │ │ │ svcvc 0x002001f2 │ │ │ │ │ streq r0, [r0, #-1] │ │ │ │ │ ldrbtvc r0, [r3], #-264 @ 0xfffffef8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff96b7aa <_edata@@Base+0xfd7187aa> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r1, fp, lsl #30 │ │ │ │ │ mrseq r0, (UNDEF: 0) │ │ │ │ │ rsceq r2, r2, r0, lsl r8 │ │ │ │ │ cmneq pc, r1, lsl #6 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ svcvc 0x001901f8 │ │ │ │ │ rsceq r2, r2, ip, lsl r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcvc 0x001e01f8 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ streq r0, [r0], #-5 │ │ │ │ │ bne fef62fe8 <_edata@@Base+0xfcd0ffe8> │ │ │ │ │ strvs r0, [r1, #-0] │ │ │ │ │ bleq ea27f4 <__bss_end__@@Base+0x7a5144> │ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ stcvs 0, cr0, [r1, #-4] │ │ │ │ │ andeq r0, r0, #102 @ 0x66 │ │ │ │ │ andeq r7, r1, r0, lsl pc │ │ │ │ │ mrseq r0, R9_usr │ │ │ │ │ andeq r0, r0, #115 @ 0x73 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ mrseq r0, (UNDEF: 19) │ │ │ │ │ ... │ │ │ │ │ andeq r7, r1, fp, lsl #30 │ │ │ │ │ mrseq r0, LR_irq │ │ │ │ │ andeq r0, r3, #115 @ 0x73 │ │ │ │ │ andeq r7, r1, r2, lsl pc │ │ │ │ │ mrseq r0, (UNDEF: 19) │ │ │ │ │ @@ -1771981,15 +1771753,15 @@ │ │ │ │ │ andseq r1, fp, r2, lsl #26 │ │ │ │ │ rsbeq r0, r5, r0, lsl #2 │ │ │ │ │ svcvc 0x000b0206 │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ strbtvs r0, [sp], -r0, lsl #2 │ │ │ │ │ andeq r0, r6, #115 @ 0x73 │ │ │ │ │ andeq r7, r1, pc, lsl #30 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ andle sp, r6, ip, asr #26 │ │ │ │ │ @@ -1772359,17 +1772131,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ strvc r6, [pc, #-3171]! @ e22225 <__bss_end__@@Base+0x724b75> │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ andeq r6, r0, lr, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3a73ec <__stack_chk_guard@@Base+0x11a324> │ │ │ │ │ + b 3ad88c <__stack_chk_guard@@Base+0x1207c4> │ │ │ │ │ rsceq sp, r1, r8, lsl r3 │ │ │ │ │ - b 3a73f0 <__stack_chk_guard@@Base+0x11a328> │ │ │ │ │ + b 3ad884 <__stack_chk_guard@@Base+0x1207bc> │ │ │ │ │ rsceq sp, r1, r8, lsl r3 │ │ │ │ │ @ instruction: 0x6c6c696b │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ bcc 2b41044 <_edata@@Base+0x8ee044> │ │ │ │ │ rsbcs r6, pc, r0, lsr #28 │ │ │ │ │ stmdavs r3!, {r0, r1, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr0, {1} │ │ │ │ │ @@ -1772504,15 +1772276,15 @@ │ │ │ │ │ cmppl r3, #76, 10 @ 0x13000000 │ │ │ │ │ andeq r5, r0, r9, lsr fp │ │ │ │ │ strbmi r4, [ip, #-3669] @ 0xfffff1ab │ │ │ │ │ subeq r5, lr, r1, asr #4 │ │ │ │ │ cmpmi r5, r4, lsr #24 │ │ │ │ │ cmpmi r4, r2, asr lr │ │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ ldrbvc r2, [r3], #-1406 @ 0xfffffa82 │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -lr, ror #14 │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ cmnvs sl, r2, ror r9 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ @@ -1772653,15 +1772425,15 @@ │ │ │ │ │ andeq r7, r0, r3, ror r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stmdbvs pc!, {r0, r1, r5, r6, sl, fp, sp, lr} @ │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ svcvs 0x002e726f │ │ │ │ │ strdeq r5, [r0], -fp │ │ │ │ │ - b 3a7888 <__stack_chk_guard@@Base+0x11a7c0> │ │ │ │ │ + b 3add3c <__stack_chk_guard@@Base+0x120c74> │ │ │ │ │ strhteq r2, [r1], #224 @ 0xe0 │ │ │ │ │ movtpl r4, #5668 @ 0x1624 │ │ │ │ │ @ instruction: 0x46425f54 │ │ │ │ │ strbpl r4, [r1], #-3916 @ 0xfffff0b4 │ │ │ │ │ mcrmi 3, 2, r4, cr15, cr15, {2} │ │ │ │ │ cmppl r2, #360710144 @ 0x15800000 │ │ │ │ │ subeq r4, lr, r9, asr #30 │ │ │ │ │ @@ -1773462,15 +1773234,15 @@ │ │ │ │ │ strbtvc r2, [r9], #-101 @ 0xffffff9b │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr12, {1} │ │ │ │ │ stclvs 0, cr2, [r1], #-400 @ 0xfffffe70 │ │ │ │ │ @ instruction: 0x73206f73 │ │ │ │ │ rsbscs r7, r3, r5, ror #8 │ │ │ │ │ @ instruction: 0x4e474953 │ │ │ │ │ stcmi 4, cr4, [sp], #-184 @ 0xffffff48 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ ldrbmi r5, [r2, #-42] @ 0xffffffd6 │ │ │ │ │ ldclcs 4, cr5, [r9, #-336] @ 0xfffffeb0 │ │ │ │ │ mcrmi 2, 2, r5, cr9, cr0, {2} │ │ │ │ │ subspl r2, r4, #84, 26 @ 0x1500 │ │ │ │ │ mrrcmi 14, 4, r4, r3, cr1 │ │ │ │ │ svcmi 0x00495441 │ │ │ │ │ strcs r2, [pc], #-2638 @ e23ff0 <__bss_end__@@Base+0x726940> │ │ │ │ │ @@ -1776723,2008 +1776495,2010 @@ │ │ │ │ │ ldceq 2, cr15, [sp], #-272 @ 0xfffffef0 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + andeq r6, r0, r0, rrx │ │ │ │ │ + ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27118 <__bss_end__@@Base+0x729a68> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27120 <__bss_end__@@Base+0x729a70> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - ldmdaeq r6!, {r1, r4, r5, r9, sl, fp}^ │ │ │ │ │ + cmnvs r3, #1761607680 @ 0x69000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ andeq r6, r0, r3, ror #12 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27158 <__bss_end__@@Base+0x729aa8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27160 <__bss_end__@@Base+0x729ab0> │ │ │ │ │ + rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ e2715c <__bss_end__@@Base+0x729aac> │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e271a0 <__bss_end__@@Base+0x729af0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e271a8 <__bss_end__@@Base+0x729af8> │ │ │ │ │ + strbtvc r7, [r1], #-1074 @ 0xfffffbce │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, r2, ror #24 │ │ │ │ │ - svcpl 0x00746c75 │ │ │ │ │ + svcpl 0x00656c62 │ │ │ │ │ + strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ strbvs r7, [ip, #-1381]! @ 0xfffffa9b │ │ │ │ │ hvceq 44146 @ 0xac72 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e271d8 <__bss_end__@@Base+0x729b28> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e271e0 <__bss_end__@@Base+0x729b30> │ │ │ │ │ + svceq 0x00092932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ - cmpvs r0, r4, rrx │ │ │ │ │ + rsbvc r7, r5, #2030043136 @ 0x79000000 │ │ │ │ │ + strbpl r7, [r6, #-878] @ 0xfffffc92 │ │ │ │ │ ldclvs 4, cr6, [r5, #-420]! @ 0xfffffe5c │ │ │ │ │ cmneq r8, sp, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27220 <__bss_end__@@Base+0x729b70> │ │ │ │ │ - smlaldxmi r5, pc, r2, r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27228 <__bss_end__@@Base+0x729b78> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ stmdbvs r6!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27260 <__bss_end__@@Base+0x729bb0> │ │ │ │ │ - mcrmi 2, 2, r5, cr9, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27268 <__bss_end__@@Base+0x729bb8> │ │ │ │ │ + stclvs 14, cr6, [pc, #-196]! @ e27360 <__bss_end__@@Base+0x729cb0> │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - strbpl r6, [pc], #-3695 @ e2742c <__bss_end__@@Base+0x729d7c> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ rsbvc r7, r5, #1761607680 @ 0x69000000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - stclcs 3, cr7, [pc, #-440]! @ e27280 <__bss_end__@@Base+0x729bd0> │ │ │ │ │ - svceq 0x00095231 │ │ │ │ │ + cmnvs lr, #-1207959551 @ 0xb8000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27290 <__bss_end__@@Base+0x729be0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e27450 <__bss_end__@@Base+0x729da0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27298 <__bss_end__@@Base+0x729be8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e27458 <__bss_end__@@Base+0x729da8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ cmnvs r2, pc, asr r4 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - mrccc 13, 1, r6, cr1, cr2, {3} │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e272c0 <__bss_end__@@Base+0x729c10> │ │ │ │ │ - svccs 0x00100f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e272c8 <__bss_end__@@Base+0x729c18> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e2749c <__bss_end__@@Base+0x729dec> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e274a4 <__bss_end__@@Base+0x729df4> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - strbtvs r5, [r5], #-3954 @ 0xfffff08e │ │ │ │ │ + stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbeq r6, sp, r9, ror #28 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27300 <__bss_end__@@Base+0x729c50> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27308 <__bss_end__@@Base+0x729c58> │ │ │ │ │ + subpl r2, r1, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + ldrbeq r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + svcmi 0x0052502d │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 12, cr6, [r3, #-380]! @ 0xfffffe84 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27340 <__bss_end__@@Base+0x729c90> │ │ │ │ │ - streq r0, [pc, #-2099] @ e26cc9 <__bss_end__@@Base+0x729619> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27348 <__bss_end__@@Base+0x729c98> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ strbtvs r6, [r1], #-1384 @ 0xfffffa98 │ │ │ │ │ mcrvs 12, 3, r6, cr5, cr15, {2} │ │ │ │ │ - cmnvc r8, #1728053248 @ 0x67000000 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + cdpvs 4, 6, cr7, cr8, cr7, {3} │ │ │ │ │ + rsbscs r6, r2, r5, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27388 <__bss_end__@@Base+0x729cd8> │ │ │ │ │ - strbmi r7, [r1, #-562]! @ 0xfffffdce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27390 <__bss_end__@@Base+0x729ce0> │ │ │ │ │ + cmnvs r3, r2, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r7, [r3, #-95]! @ 0xffffffa1 │ │ │ │ │ svcpl 0x006f6475 │ │ │ │ │ ldmdbvs r6!, {r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cdpvs 5, 6, cr6, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #100, 10 @ 0x19000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e273d0 <__bss_end__@@Base+0x729d20> │ │ │ │ │ - ldmdavs r4!, {r0, r1, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e273d8 <__bss_end__@@Base+0x729d28> │ │ │ │ │ + eorvc r6, r0, r3, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ - strbvc r6, [lr, #-2420]! @ 0xfffff68c │ │ │ │ │ + svcpl 0x0072656e │ │ │ │ │ + @ instruction: 0x66696e75 │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ - beq 2983f78 <_edata@@Base+0x730f78> │ │ │ │ │ - stcmi 6, cr0, [ip, #-60]! @ 0xffffffc4 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27418 <__bss_end__@@Base+0x729d68> │ │ │ │ │ - bleq 11f8a98 <__bss_end__@@Base+0xafb3e8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27420 <__bss_end__@@Base+0x729d70> │ │ │ │ │ + svcvs 0x00756e31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + rsbeq r7, r8, r3, ror r3 │ │ │ │ │ cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ cmnvs pc, r8, ror #24 │ │ │ │ │ - ldmdbvs r8!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-400]! @ e27480 <__bss_end__@@Base+0x729dd0> │ │ │ │ │ + ldmdami r4, {r1, r4, r5, r9, sl, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27460 <__bss_end__@@Base+0x729db0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27468 <__bss_end__@@Base+0x729db8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ e27488 <__bss_end__@@Base+0x729dd8> │ │ │ │ │ + ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ strbtvc r6, [r5], #-1127 @ 0xfffffb99 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e274b0 <__bss_end__@@Base+0x729e00> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e274b8 <__bss_end__@@Base+0x729e08> │ │ │ │ │ + tsthi r1, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - stccs 15, cr0, [r6], {50} @ 0x32 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r7, pc, pc, asr r4 @ │ │ │ │ │ strbtvs r7, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ svcvs 0x005f6e6f │ │ │ │ │ - rsbscs r6, r9, lr, ror #24 │ │ │ │ │ + ldrbvc r6, [r9, -lr, ror #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27500 <__bss_end__@@Base+0x729e50> │ │ │ │ │ - rsbseq r7, r0, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27508 <__bss_end__@@Base+0x729e58> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ hvceq 44144 @ 0xac70 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27540 <__bss_end__@@Base+0x729e90> │ │ │ │ │ - strbmi r4, [lr], #-2355 @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27548 <__bss_end__@@Base+0x729e98> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - stclcs 3, cr7, [pc, #-456]! @ e27540 <__bss_end__@@Base+0x729e90> │ │ │ │ │ - tsteq lr, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #-939524095 @ 0xc8000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvc r6, [r4], #-365 @ 0xfffffe93 │ │ │ │ │ strbvs r6, [r3, #-370]! @ 0xfffffe8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27568 <__bss_end__@@Base+0x729eb8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27570 <__bss_end__@@Base+0x729ec0> │ │ │ │ │ + @ instruction: 0x77617232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs r5, #-939524095 @ 0xc8000001 │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + rsbsvc r6, r4, #116, 2 │ │ │ │ │ + ldrbvs r7, [pc, #-2153] @ e26f0b <__bss_end__@@Base+0x72985b> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e275c0 <__bss_end__@@Base+0x729f10> │ │ │ │ │ - ldrbvc r7, [pc], #-1074 @ e2777c <__bss_end__@@Base+0x72a0cc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e275c8 <__bss_end__@@Base+0x729f18> │ │ │ │ │ + ldrbvs r6, [r3, #-3890]! @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ - strbtvc r6, [pc], #-3954 @ e277a0 <__bss_end__@@Base+0x72a0f0> │ │ │ │ │ + strbtvc r6, [pc], #-3954 @ e277a8 <__bss_end__@@Base+0x72a0f8> │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr3, {3} │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - rsbscs r6, r3, r4, ror r5 │ │ │ │ │ + rsbsvc r6, r4, #116, 2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27600 <__bss_end__@@Base+0x729f50> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27608 <__bss_end__@@Base+0x729f58> │ │ │ │ │ + rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x4e474973 │ │ │ │ │ + strbvc r2, [r6, #-115] @ 0xffffff8d │ │ │ │ │ cdpvs 13, 6, cr6, cr9, cr6, {3} │ │ │ │ │ rsbvs r6, pc, #2080374785 @ 0x7c000001 │ │ │ │ │ - stmdbvs r1!, {r0, r3, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - streq r6, [pc, #-3695] @ e26985 <__bss_end__@@Base+0x7292d5> │ │ │ │ │ + strbvc r6, [r1, #-3193]! @ 0xfffff387 │ │ │ │ │ + strbvs r6, [r9, -r1, ror #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27648 <__bss_end__@@Base+0x729f98> │ │ │ │ │ - @ instruction: 0x512d0532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27650 <__bss_end__@@Base+0x729fa0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpvs 1, 6, cr6, cr1, cr12, {3} │ │ │ │ │ - strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ + ldrbvc r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ + strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvc r6, [ip, #-3939]! @ 0xfffff09d │ │ │ │ │ cmneq r3, sp, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27688 <__bss_end__@@Base+0x729fd8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27690 <__bss_end__@@Base+0x729fe0> │ │ │ │ │ + @ instruction: 0x060f0732 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ cmneq r4, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e276c0 <__bss_end__@@Base+0x72a010> │ │ │ │ │ - cmnne r7, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e276c8 <__bss_end__@@Base+0x72a018> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbscs r7, r2, r5, ror #6 │ │ │ │ │ - subsvc r6, pc, r4, ror pc @ │ │ │ │ │ + svcpl 0x00797365 │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ stmdbvs lr!, {r0, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ hvceq 44148 @ 0xac74 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27708 <__bss_end__@@Base+0x72a058> │ │ │ │ │ - @ instruction: 0x77737232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27710 <__bss_end__@@Base+0x72a060> │ │ │ │ │ + svccs 0x00040f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r9, ror pc │ │ │ │ │ + stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r2, r0, ror r1 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - stmdbvs sp!, {r0, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldrbpl r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + cmnvs r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ + ldrbtvc r6, [r2], #-360 @ 0xfffffe98 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27758 <__bss_end__@@Base+0x72a0a8> │ │ │ │ │ - rsbvc r7, r9, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27760 <__bss_end__@@Base+0x72a0b0> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ e2791c <__bss_end__@@Base+0x72a26c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr3, {3} │ │ │ │ │ cmneq r4, r3, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27790 <__bss_end__@@Base+0x72a0e0> │ │ │ │ │ - strbtvc r7, [r1], #-1073 @ 0xfffffbcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27798 <__bss_end__@@Base+0x72a0e8> │ │ │ │ │ + rsbcs r6, ip, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 7, cr6, [r3, #-440]! @ 0xfffffe48 │ │ │ │ │ + stmdbeq pc, {r0, r4, r5, r8, sl, lr} @ │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ rsbvs r7, sp, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs lr, #25856 @ 0x6500 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 12, 6, cr6, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e277d8 <__bss_end__@@Base+0x72a128> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e277e0 <__bss_end__@@Base+0x72a130> │ │ │ │ │ + cmnvs r5, r2, lsr r1 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbvs r6, [pc, #-1388] @ e27440 <__bss_end__@@Base+0x729d90> │ │ │ │ │ + cmnvs r9, #108, 10 @ 0x1b000000 │ │ │ │ │ @ instruction: 0x66657375 │ │ │ │ │ cmnvs r4, #-268435450 @ 0xf0000006 │ │ │ │ │ ldclvs 13, cr6, [r0], #-444 @ 0xfffffe44 │ │ │ │ │ - ldrbmi r7, [r4, #-2149] @ 0xfffff79b │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, fp, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27810 <__bss_end__@@Base+0x72a160> │ │ │ │ │ - stmdbeq r1, {r0, r1, r4, r5, r9, sl, fp} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27818 <__bss_end__@@Base+0x72a168> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ ldmdbvc r0!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27840 <__bss_end__@@Base+0x72a190> │ │ │ │ │ - ldclvs 1, cr6, [r0], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27848 <__bss_end__@@Base+0x72a198> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - strbtvs r6, [lr], #-371 @ 0xfffffe8d │ │ │ │ │ - strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ + smcvs 38691 @ 0x9723 │ │ │ │ │ + rsbls r6, r5, #25088 @ 0x6200 │ │ │ │ │ andeq r1, r0, r9, ror #16 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27880 <__bss_end__@@Base+0x72a1d0> │ │ │ │ │ - @ instruction: 0x412f0831 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27888 <__bss_end__@@Base+0x72a1d8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + cmnvs r4, r3, ror r1 │ │ │ │ │ rsbseq r7, r2, r9, ror #4 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e278c0 <__bss_end__@@Base+0x72a210> │ │ │ │ │ - @ instruction: 0x532f0833 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e278c8 <__bss_end__@@Base+0x72a218> │ │ │ │ │ + strbtvc r6, [lr], #-3891 @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - stclcs 3, cr6, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ - stclvs 2, cr7, [pc, #-408]! @ e27910 <__bss_end__@@Base+0x72a260> │ │ │ │ │ + strbtvc r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ + svcvs 0x00756e69 │ │ │ │ │ + stclvs 2, cr7, [pc, #-408]! @ e27918 <__bss_end__@@Base+0x72a268> │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27900 <__bss_end__@@Base+0x72a250> │ │ │ │ │ - svcvs 0x00646e32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27908 <__bss_end__@@Base+0x72a258> │ │ │ │ │ + rsbvs r6, r1, #819200 @ 0xc8000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ @ instruction: 0x66746172 │ │ │ │ │ cmpeq sl, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27940 <__bss_end__@@Base+0x72a290> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27948 <__bss_end__@@Base+0x72a298> │ │ │ │ │ + strbvs r7, [ip, #-1329]! @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbpl r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ @ instruction: 0x6e676973 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27980 <__bss_end__@@Base+0x72a2d0> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27988 <__bss_end__@@Base+0x72a2d8> │ │ │ │ │ + @ instruction: 0x07747531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ svcpl 0x00657275 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ - rsbscs r7, r3, ip, rrx │ │ │ │ │ + ldrbtvc r7, [r3], #-108 @ 0xffffff94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e279c8 <__bss_end__@@Base+0x72a318> │ │ │ │ │ - @ instruction: 0x532c0533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e279d0 <__bss_end__@@Base+0x72a320> │ │ │ │ │ + cmnvc r2, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27a10 <__bss_end__@@Base+0x72a360> │ │ │ │ │ - cmnpl r3, #800 @ 0x320 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27a18 <__bss_end__@@Base+0x72a368> │ │ │ │ │ + rsbseq r7, r3, r2, lsr r3 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, #25088 @ 0x6200 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ smceq 22341 @ 0x5745 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27a48 <__bss_end__@@Base+0x72a398> │ │ │ │ │ - @ instruction: 0x66666932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27a50 <__bss_end__@@Base+0x72a3a0> │ │ │ │ │ + strbtvc r6, [r1], #-2354 @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ e27a64 <__bss_end__@@Base+0x72a3b4> │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r5, r3, ror #4 │ │ │ │ │ mrrcvs 5, 7, r6, pc, cr4 @ │ │ │ │ │ - cdpvs 3, 7, cr7, cr4, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r7, r4, #-1543503871 @ 0xa4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27a98 <__bss_end__@@Base+0x72a3e8> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27aa0 <__bss_end__@@Base+0x72a3f0> │ │ │ │ │ + stmdbvs ip!, {r0, r4, r5, r8, r9, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvc r0!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - rsbvs r6, r1, #112, 16 @ 0x700000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r0, ror r8 │ │ │ │ │ + stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27ae0 <__bss_end__@@Base+0x72a430> │ │ │ │ │ - ldrbeq r6, [r3, #-3123]! @ 0xfffff3cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27ae8 <__bss_end__@@Base+0x72a438> │ │ │ │ │ + cmnvs r5, r3, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r6, [pc, -pc, ror #26] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + strbvs r6, [ip, #-2353]! @ 0xfffff6cf │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27b28 <__bss_end__@@Base+0x72a478> │ │ │ │ │ - @ instruction: 0x61207433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27b30 <__bss_end__@@Base+0x72a480> │ │ │ │ │ + ldrbvc r7, [r0, #-1075]! @ 0xfffffbcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbmi r7, [r4, #-872] @ 0xfffffc98 │ │ │ │ │ - strtmi r0, [pc], #-1039 @ e27d0c <__bss_end__@@Base+0x72a65c> │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcvs 0x00635f73 │ │ │ │ │ - ldclcs 15, cr6, [r2, #-432]! @ 0xfffffe50 │ │ │ │ │ - andeq r9, r0, r2, lsr sp │ │ │ │ │ + cmnvs r2, #108, 30 @ 0x1b0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27b70 <__bss_end__@@Base+0x72a4c0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27b78 <__bss_end__@@Base+0x72a4c8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27ba8 <__bss_end__@@Base+0x72a4f8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27bb0 <__bss_end__@@Base+0x72a500> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnpl r5, #25088 @ 0x6200 │ │ │ │ │ - svccs 0x00010f54 │ │ │ │ │ + stmdavc r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + rsceq r7, r1, r0, ror r4 │ │ │ │ │ andeq r1, r0, lr, lsr #8 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27be0 <__bss_end__@@Base+0x72a530> │ │ │ │ │ - @ instruction: 0x46454f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27be8 <__bss_end__@@Base+0x72a538> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ cmnvs r0, r3, ror #18 │ │ │ │ │ svcvs 0x00635f6c │ │ │ │ │ cdpvs 0, 6, cr7, cr15, cr13, {3} │ │ │ │ │ cmnvc r4, #1616 @ 0x650 │ │ │ │ │ - @ instruction: 0x6e616972 │ │ │ │ │ + svcls 0x00115656 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27c20 <__bss_end__@@Base+0x72a570> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27c28 <__bss_end__@@Base+0x72a578> │ │ │ │ │ + svccs 0x00040f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr3, {3} │ │ │ │ │ - cmnvc r9, #1593835520 @ 0x5f000000 │ │ │ │ │ + strbtvc r7, [r5], #-867 @ 0xfffffc9d │ │ │ │ │ + cdpvs 15, 7, cr5, cr5, cr5, {3} │ │ │ │ │ svcpl 0x0065646f │ │ │ │ │ cmnvs r5, #6488064 @ 0x630000 │ │ │ │ │ - rsbvc r6, pc, #112197632 @ 0x6b00000 │ │ │ │ │ - svceq 0x0006456d │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27c78 <__bss_end__@@Base+0x72a5c8> │ │ │ │ │ - svceq 0x00412f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27c80 <__bss_end__@@Base+0x72a5d0> │ │ │ │ │ + ldrbvs r6, [r4, #-1330]! @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - cdpvs 4, 6, cr6, cr5, cr15, {3} │ │ │ │ │ + stmdaeq r5!, {r0, r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ stmdbvs r2!, {r0, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ hvceq 42804 @ 0xa734 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27cb8 <__bss_end__@@Base+0x72a608> │ │ │ │ │ - stmdaeq r6, {r0, r1, r4, r5, r8, sl, fp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27cc0 <__bss_end__@@Base+0x72a610> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - strbmi r3, [r4, #-359] @ 0xfffffe99 │ │ │ │ │ + rsceq r6, r1, r7, ror #12 │ │ │ │ │ cmnvs sp, #478150656 @ 0x1c800000 │ │ │ │ │ ldrbtvs r6, [r2], #-3951 @ 0xfffff091 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27d00 <__bss_end__@@Base+0x72a650> │ │ │ │ │ - eormi r0, pc, #-2147483636 @ 0x8000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27d08 <__bss_end__@@Base+0x72a658> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ + ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + rsbmi r6, lr, #420 @ 0x1a4 │ │ │ │ │ cmnvs r4, r2, ror r1 │ │ │ │ │ strbvs r6, [r4, #-1900]! @ 0xfffff894 │ │ │ │ │ cdpvs 15, 6, cr6, cr13, cr14, {3} │ │ │ │ │ - strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ + strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27d48 <__bss_end__@@Base+0x72a698> │ │ │ │ │ - rsbcc r6, r9, #3211264 @ 0x310000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27d50 <__bss_end__@@Base+0x72a6a0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbspl r6, r3, #24832 @ 0x6100 │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ strbvs r6, [r3, #-2414]! @ 0xfffff692 │ │ │ │ │ stclvs 5, cr7, [sp, #-400]! @ 0xfffffe70 │ │ │ │ │ - rsbsvs r6, r3, #440401920 @ 0x1a400000 │ │ │ │ │ - svceq 0x0008656c │ │ │ │ │ + cdpvs 5, 7, cr6, cr3, cr9, {3} │ │ │ │ │ + rsceq r9, r1, r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27d90 <__bss_end__@@Base+0x72a6e0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27d98 <__bss_end__@@Base+0x72a6e8> │ │ │ │ │ + ldrbmi r2, [r3, #-3123] @ 0xfffff3cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - ldrbtvc r6, [r2], #-3941 @ 0xfffff09b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + strbtvs r6, [r9], -r5, ror #8 │ │ │ │ │ + ldrbvs r6, [r2, #-1382]! @ 0xfffffa9a │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ subsvs r6, pc, #1694498816 @ 0x65000000 │ │ │ │ │ ldrbvs r7, [r3, #-869]! @ 0xfffffc9b │ │ │ │ │ - stclmi 15, cr5, [r9], #-432 @ 0xfffffe50 │ │ │ │ │ + stmdbvs r9!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27de0 <__bss_end__@@Base+0x72a730> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27de8 <__bss_end__@@Base+0x72a738> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - @ instruction: 0x512d6c61 │ │ │ │ │ - ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ + svcvs 0x00766c61 │ │ │ │ │ + rsbeq r6, ip, r8, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27e18 <__bss_end__@@Base+0x72a768> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27e20 <__bss_end__@@Base+0x72a770> │ │ │ │ │ + ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e27e2c <__bss_end__@@Base+0x72a77c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e27e34 <__bss_end__@@Base+0x72a784> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbtvc r6, [r2], #-3942 @ 0xfffff09a │ │ │ │ │ cmnvs r1, #115 @ 0x73 │ │ │ │ │ - strbvs r7, [sp, #-869]! @ 0xfffffc9b │ │ │ │ │ - strdeq r9, [r1], #232 @ 0xe8 @ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27e58 <__bss_end__@@Base+0x72a7a8> │ │ │ │ │ - @ instruction: 0x432f0131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27e60 <__bss_end__@@Base+0x72a7b0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r2], #-3910 @ 0xfffff0ba │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - strbvc r7, [ip, #-1141]! @ 0xfffffb8b │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + @ instruction: 0x56497475 │ │ │ │ │ + cmpcc ip, r9, asr #2 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + svceq 0x00455474 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27ea8 <__bss_end__@@Base+0x72a7f8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27eb0 <__bss_end__@@Base+0x72a800> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbvs r6, [r5, -r2, ror #24]! │ │ │ │ │ - svcmi 0x00437265 │ │ │ │ │ + strbtvc r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ + strdeq r9, [r1], #232 @ 0xe8 @ │ │ │ │ │ strbvs r6, [r4, -r8, ror #30]! │ │ │ │ │ cmpeq sl, r5, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27ee0 <__bss_end__@@Base+0x72a830> │ │ │ │ │ - subpl r4, r7, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27ee8 <__bss_end__@@Base+0x72a838> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ - cmpvc pc, #6881280 @ 0x690000 │ │ │ │ │ + ldclmi 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + streq r0, [pc, #-2118] @ e27886 <__bss_end__@@Base+0x72a1d6> │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ ldrbvs r6, [r2, #-1631]! @ 0xfffff9a1 │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + mcrrmi 9, 7, r4, r1, cr1 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27f28 <__bss_end__@@Base+0x72a878> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27f30 <__bss_end__@@Base+0x72a880> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r4, r4, ror #2 │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - strbvs r6, [r7, #-1134]! @ 0xfffffb92 │ │ │ │ │ + svceq 0x0074686e │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ e27f5c <__bss_end__@@Base+0x72a8ac> │ │ │ │ │ + stccs 15, cr0, [r5], {51} @ 0x33 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27f78 <__bss_end__@@Base+0x72a8c8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27f80 <__bss_end__@@Base+0x72a8d0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + svceq 0x0008736e │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvc pc, #1605632 @ 0x188000 │ │ │ │ │ - cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e27fc8 <__bss_end__@@Base+0x72a918> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e27fd0 <__bss_end__@@Base+0x72a920> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + cmpvs r6, lr, ror #6 │ │ │ │ │ cmnvc r1, #108, 10 @ 0x1b000000 │ │ │ │ │ svcvs 0x00705f74 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x665f6576 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ - ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ + strbpl r7, [pc], #-869 @ e281d4 <__bss_end__@@Base+0x72ab24> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28020 <__bss_end__@@Base+0x72a970> │ │ │ │ │ - rsceq r9, r1, r1, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28028 <__bss_end__@@Base+0x72a978> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + mcrvs 5, 3, r7, cr1, cr3, {3} │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r0, r1, r2, r3, r4, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - svcmi 0x00555167 │ │ │ │ │ + blvs 27007ac <_edata@@Base+0x4ad7ac> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28070 <__bss_end__@@Base+0x72a9c0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28078 <__bss_end__@@Base+0x72a9c8> │ │ │ │ │ + stmdaeq lr, {r1, r4, r5, r8, sl, ip, lr}^ │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ andeq r1, r0, r8, ror r0 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e280a8 <__bss_end__@@Base+0x72a9f8> │ │ │ │ │ - stclvs 14, cr6, [r1], #-196 @ 0xffffff3c │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e28268 <__bss_end__@@Base+0x72abb8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e280b0 <__bss_end__@@Base+0x72aa00> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e28270 <__bss_end__@@Base+0x72abc0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ smceq 59027 @ 0xe693 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e280d0 <__bss_end__@@Base+0x72aa20> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e280d8 <__bss_end__@@Base+0x72aa28> │ │ │ │ │ + @ instruction: 0x77617232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ cmnvs r5, pc, asr sp │ │ │ │ │ - ldrbvs r7, [pc], #-878 @ e282c8 <__bss_end__@@Base+0x72ac18> │ │ │ │ │ + ldrbvs r7, [pc], #-878 @ e282d0 <__bss_end__@@Base+0x72ac20> │ │ │ │ │ strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - stcmi 6, cr0, [ip, #-404]! @ 0xfffffe6c │ │ │ │ │ + rsceq r7, r1, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28128 <__bss_end__@@Base+0x72aa78> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28130 <__bss_end__@@Base+0x72aa80> │ │ │ │ │ + ldclmi 14, cr4, [r5, #-204] @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbpl r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ hvceq 42821 @ 0xa745 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28168 <__bss_end__@@Base+0x72aab8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28170 <__bss_end__@@Base+0x72aac0> │ │ │ │ │ + streq r0, [pc, #-2354] @ e279fa <__bss_end__@@Base+0x72a34a> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, #-1811939327 @ 0x94000001 │ │ │ │ │ + rsbcs r7, r5, r5, ror #6 │ │ │ │ │ rsbsvs r7, r5, #-872415231 @ 0xcc000001 │ │ │ │ │ hvceq 42819 @ 0xa743 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e281a8 <__bss_end__@@Base+0x72aaf8> │ │ │ │ │ - cmpmi r3, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e281b0 <__bss_end__@@Base+0x72ab00> │ │ │ │ │ + rsceq r9, r1, r3, lsr lr │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - stclcs 6, cr6, [pc, #-412]! @ e281dc <__bss_end__@@Base+0x72ab2c> │ │ │ │ │ - ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ + cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cdpvs 15, 7, cr6, cr3, cr3, {3} │ │ │ │ │ @ instruction: 0x6c666970 │ │ │ │ │ - cdpvs 7, 6, cr6, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #25427968 @ 0x1840000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e281e0 <__bss_end__@@Base+0x72ab30> │ │ │ │ │ - @ instruction: 0x66666932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e281e8 <__bss_end__@@Base+0x72ab38> │ │ │ │ │ + @ instruction: 0x6c616932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ e2823c <__bss_end__@@Base+0x72ab8c> │ │ │ │ │ + stmdbeq lr, {r1, r4, r5, r8, r9, sl, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ - ldrbvs r6, [pc, #-3439] @ e27665 <__bss_end__@@Base+0x729fb5> │ │ │ │ │ - cmnvs lr, #120 @ 0x78 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + ldrbvs r6, [pc, #-3439] @ e2766d <__bss_end__@@Base+0x729fbd> │ │ │ │ │ + mcrvs 0, 3, r7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28230 <__bss_end__@@Base+0x72ab80> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28238 <__bss_end__@@Base+0x72ab88> │ │ │ │ │ + @ instruction: 0x77617232 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - mcreq 5, 2, r4, cr14, cr2, {1} │ │ │ │ │ + cmnvs r5, #25088 @ 0x6200 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr10, {3} │ │ │ │ │ cmpeq sl, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28268 <__bss_end__@@Base+0x72abb8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28270 <__bss_end__@@Base+0x72abc0> │ │ │ │ │ + rsbsvc r6, r5, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcvs 0x00656769 │ │ │ │ │ @ instruction: 0x67646577 │ │ │ │ │ stclvs 15, cr5, [r6], #-404 @ 0xfffffe6c │ │ │ │ │ - strtvs r6, [r0], #-1889 @ 0xfffff89f │ │ │ │ │ + strtlt r6, [r9], -r1, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e282a8 <__bss_end__@@Base+0x72abf8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e282b0 <__bss_end__@@Base+0x72ac00> │ │ │ │ │ + stccs 15, cr0, [r1, #-200] @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ rsbscs r6, r2, r3, ror pc │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ stclvs 2, cr7, [r1, #-412]! @ 0xfffffe64 │ │ │ │ │ stclvs 3, cr6, [r8, #-460]! @ 0xfffffe34 │ │ │ │ │ - ldrbtvs r6, [r4], #-1129 @ 0xfffffb97 │ │ │ │ │ - mcrvs 12, 3, r6, cr5, cr15, {2} │ │ │ │ │ + rsbscs r6, r4, r9, ror #8 │ │ │ │ │ + teqpl lr, ip, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e282f0 <__bss_end__@@Base+0x72ac40> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e282f8 <__bss_end__@@Base+0x72ac48> │ │ │ │ │ + streq r0, [pc, #-2354] @ e27b82 <__bss_end__@@Base+0x72a4d2> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtvc r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ + svcmi 0x00617262 │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ ldrbvs r5, [r3, #-3950]! @ 0xfffff092 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x512d0574 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28348 <__bss_end__@@Base+0x72ac98> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28350 <__bss_end__@@Base+0x72aca0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ smcvs 38692 @ 0x9724 │ │ │ │ │ strbvs r6, [ip, #-1902]! @ 0xfffff892 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28380 <__bss_end__@@Base+0x72acd0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28388 <__bss_end__@@Base+0x72acd8> │ │ │ │ │ + subspl r2, r0, #3200 @ 0xc80 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbseq r6, r0, sp, ror #2 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e283b8 <__bss_end__@@Base+0x72ad08> │ │ │ │ │ - eorpl r0, pc, #-939524096 @ 0xc8000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e283c0 <__bss_end__@@Base+0x72ad10> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ cmnvs r8, ip, ror #30 │ │ │ │ │ @ instruction: 0x6c656b6e │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-200]! @ e284f0 <__bss_end__@@Base+0x72ae40> │ │ │ │ │ + @ instruction: 0x532c0533 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28408 <__bss_end__@@Base+0x72ad58> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28410 <__bss_end__@@Base+0x72ad60> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - stclcs 3, cr7, [pc, #-432]! @ e28448 <__bss_end__@@Base+0x72ad98> │ │ │ │ │ - movweq r0, #63282 @ 0xf732 │ │ │ │ │ + cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ stclvs 15, cr5, [r6], #-404 @ 0xfffffe6c │ │ │ │ │ - cdpvs 1, 7, cr6, cr4, cr15, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r4, #-1073741797 @ 0xc000001b │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28460 <__bss_end__@@Base+0x72adb0> │ │ │ │ │ - @ instruction: 0x676f7231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28468 <__bss_end__@@Base+0x72adb8> │ │ │ │ │ + @ instruction: 0x776f6c31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 2, 7, cr7, cr3, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbsvs r6, r5, #1840 @ 0x730 │ │ │ │ │ rsbsvs r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ rsbvc r5, r7, #404 @ 0x194 │ │ │ │ │ - rsbcs r7, r8, r1, rrx │ │ │ │ │ + stclvs 0, cr7, [r8, #-388]! @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e284a8 <__bss_end__@@Base+0x72adf8> │ │ │ │ │ - strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e284b0 <__bss_end__@@Base+0x72ae00> │ │ │ │ │ + rsceq r9, r1, r3, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ + ldrbpl r2, [r1, #-3443] @ 0xfffff28d │ │ │ │ │ + svceq 0x0045544f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e284f0 <__bss_end__@@Base+0x72ae40> │ │ │ │ │ - rsceq r9, r1, r1, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e284f8 <__bss_end__@@Base+0x72ae48> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, ror #24 │ │ │ │ │ + cmnvc r3, #24832 @ 0x6100 │ │ │ │ │ svcpl 0x006e696d │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ ldrbtvc r6, [r5], #-863 @ 0xfffffca1 │ │ │ │ │ - ldrbpl r2, [r1, #-3443] @ 0xfffff28d │ │ │ │ │ + rsceq r7, r1, r4, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28538 <__bss_end__@@Base+0x72ae88> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28540 <__bss_end__@@Base+0x72ae90> │ │ │ │ │ + @ instruction: 0x06455433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + ldrbmi r7, [r2, #-872]! @ 0xfffffc98 │ │ │ │ │ + cmpne r6, r4, asr r6 │ │ │ │ │ cmnvs r0, r2, ror #18 │ │ │ │ │ strbtvc r7, [r9], #-1138 @ 0xfffffb8e │ │ │ │ │ - strbtvc r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ - stclvs 14, cr6, [r7], #-388 @ 0xfffffe7c │ │ │ │ │ + strbtpl r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ + svccs 0x00010f45 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28580 <__bss_end__@@Base+0x72aed0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28588 <__bss_end__@@Base+0x72aed8> │ │ │ │ │ + stmdaeq r0, {r0, r1, r4, r5} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + cmnvc r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + strbvs r5, [lr, #-3956]! @ 0xfffff08c │ │ │ │ │ strbvs r6, [r1, -r9, ror #26]! │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e285c0 <__bss_end__@@Base+0x72af10> │ │ │ │ │ - mrceq 14, 2, r4, cr4, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e285c8 <__bss_end__@@Base+0x72af18> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ svcvs 0x00432072 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ rsbsvc r6, r4, #1872 @ 0x750 │ │ │ │ │ cmneq r5, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e285f8 <__bss_end__@@Base+0x72af48> │ │ │ │ │ - subeq r2, r5, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28600 <__bss_end__@@Base+0x72af50> │ │ │ │ │ + rsceq r9, r1, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - cmnvc lr, #412 @ 0x19c │ │ │ │ │ + strbvs r7, [r9, -r7, ror #6]! │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ - streq r0, [pc, #-2401] @ e27e87 <__bss_end__@@Base+0x72a7d7> │ │ │ │ │ - strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28640 <__bss_end__@@Base+0x72af90> │ │ │ │ │ - svccs 0x00060f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28648 <__bss_end__@@Base+0x72af98> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e28650 <__bss_end__@@Base+0x72afa0> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e28658 <__bss_end__@@Base+0x72afa8> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbscs r6, r3, r5, ror #10 │ │ │ │ │ + strbtvc r7, [r1], #-1125 @ 0xfffffb9b │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ - stclmi 15, cr6, [lr], #-460 @ 0xfffffe34 │ │ │ │ │ - strbpl r4, [r3], #-326 @ 0xfffffeba │ │ │ │ │ + cmnvs lr, #460 @ 0x1cc │ │ │ │ │ + rsceq r9, r1, r3, ror lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28678 <__bss_end__@@Base+0x72afc8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28680 <__bss_end__@@Base+0x72afd0> │ │ │ │ │ + strbpl r4, [r3], #-306 @ 0xfffffece │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ + rsbeq r6, r5, r2, ror #24 │ │ │ │ │ cmnvs r2, r9, ror #4 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 12, cr6, [pc, #-388]! @ e286dc <__bss_end__@@Base+0x72b02c> │ │ │ │ │ + streq r0, [pc, #-2099] @ e28031 <__bss_end__@@Base+0x72a981> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e286b0 <__bss_end__@@Base+0x72b000> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e286b8 <__bss_end__@@Base+0x72b008> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbvs r7, [r6, #-869]! @ 0xfffffc9b │ │ │ │ │ + movtmi r7, #4965 @ 0x1365 │ │ │ │ │ rsbvc r6, r1, #7536640 @ 0x730000 │ │ │ │ │ ldrbvs r5, [r4, #-3941]! @ 0xfffff09b │ │ │ │ │ ldrbvc r7, [r3, #-1139]! @ 0xfffffb8d │ │ │ │ │ svcpl 0x00657469 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ - @ instruction: 0x56544573 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28700 <__bss_end__@@Base+0x72b050> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28708 <__bss_end__@@Base+0x72b058> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbcs r7, r7, r2, asr #10 │ │ │ │ │ ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - stmdbvs r7!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbpl r6, r7, #1680 @ 0x690 │ │ │ │ │ rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ cmnvs r5, pc, asr r2 │ │ │ │ │ strbtvs r5, [r6], -ip, ror #30 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28760 <__bss_end__@@Base+0x72b0b0> │ │ │ │ │ - subsvc r6, pc, r1, lsr pc @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28768 <__bss_end__@@Base+0x72b0b8> │ │ │ │ │ + uqasxvc r6, ip, r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subspl r4, r4, r6, asr #12 │ │ │ │ │ strbcc r4, [fp, #-833] @ 0xfffffcbf │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x56565431 │ │ │ │ │ ldrbvs r6, [r2, -r6, ror #30]! │ │ │ │ │ cmpeq sl, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e287a0 <__bss_end__@@Base+0x72b0f0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e287a8 <__bss_end__@@Base+0x72b0f8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - svcvs 0x00636173 │ │ │ │ │ - ldrbvs r6, [pc], #-2402 @ e28984 <__bss_end__@@Base+0x72b2d4> │ │ │ │ │ + strbmi r2, [r4, #-3443] @ 0xfffff28d │ │ │ │ │ + stmdaeq r7, {r1, r6, r8, sl, ip, lr}^ │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ rsbvc r7, r1, #116, 12 @ 0x7400000 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + svcmi 0x00545373 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e287e8 <__bss_end__@@Base+0x72b138> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e287f0 <__bss_end__@@Base+0x72b140> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnpl r3, #1776 @ 0x6f0 │ │ │ │ │ + cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ cdpvs 2, 6, cr7, cr15, cr11, {3} │ │ │ │ │ stclvs 4, cr6, [r5], #-380 @ 0xfffffe84 │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 1, cr6, [pc, #-464]! @ e28810 <__bss_end__@@Base+0x72b160> │ │ │ │ │ + svceq 0x00094c32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28830 <__bss_end__@@Base+0x72b180> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28838 <__bss_end__@@Base+0x72b188> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpeq sl, sp, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28868 <__bss_end__@@Base+0x72b1b8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28870 <__bss_end__@@Base+0x72b1c0> │ │ │ │ │ + ldrbmi r4, [r4, #-3891] @ 0xfffff0cd │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr7, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1687552 @ 0x19c000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ rsbvc r6, pc, #99614720 @ 0x5f00000 │ │ │ │ │ - rsbscs r6, r2, sp, ror #30 │ │ │ │ │ - rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbpl r7, [r1, #-869] @ 0xfffffc9b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e288a0 <__bss_end__@@Base+0x72b1f0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e288a8 <__bss_end__@@Base+0x72b1f8> │ │ │ │ │ + strbtvc r6, [r9], #-3635 @ 0xfffff1cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ ldrbtvc r7, [r9], #-32 @ 0xffffffe0 │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ andeq r0, r0, sp, asr r8 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e288d0 <__bss_end__@@Base+0x72b220> │ │ │ │ │ - strbvs r6, [sp, #-3633]! @ 0xfffff1cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e288d8 <__bss_end__@@Base+0x72b228> │ │ │ │ │ + cmnvs r2, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ e288e4 <__bss_end__@@Base+0x72b234> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + smcvs 50771 @ 0xc653 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ stclvs 7, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - cmnvs r2, sp, ror #2 │ │ │ │ │ + stccs 1, cr6, [r5, #-436] @ 0xfffffe4c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28918 <__bss_end__@@Base+0x72b268> │ │ │ │ │ - rsbseq r7, r4, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28920 <__bss_end__@@Base+0x72b270> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e28928 <__bss_end__@@Base+0x72b278> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e28930 <__bss_end__@@Base+0x72b280> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - bvc 2883c80 <_edata@@Base+0x630c80> │ │ │ │ │ + ldmdbvs r7!, {r0, r2, r5, r6, sp}^ │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - @ instruction: 0x532c4b74 │ │ │ │ │ + rsceq r9, r1, r4, ror lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28950 <__bss_end__@@Base+0x72b2a0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28958 <__bss_end__@@Base+0x72b2a8> │ │ │ │ │ + cmpmi r2, #209715200 @ 0xc800000 │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbtvs r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ - strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ + strbtvc r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ + cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ eorseq r6, r2, r5, lsr #22 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28988 <__bss_end__@@Base+0x72b2d8> │ │ │ │ │ - subpl r5, pc, #268435459 @ 0x10000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28990 <__bss_end__@@Base+0x72b2e0> │ │ │ │ │ + strbvc r6, [r4, #-3889]! @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, lr, ror #6 │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x6761715f │ │ │ │ │ - stclvs 2, cr7, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ + ldmdbmi r4, {r0, r3, r5, r6, ip, lr}^ │ │ │ │ │ + mcrrmi 14, 4, r4, r1, cr15 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e289e0 <__bss_end__@@Base+0x72b330> │ │ │ │ │ - strbtvc r6, [r1], #-3377 @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e289e8 <__bss_end__@@Base+0x72b338> │ │ │ │ │ + mrceq 6, 2, r5, cr6, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1ef9100 <__bss_end__@@Base+0x17fba50> │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + blmi 1ef9108 <__bss_end__@@Base+0x17fba58> │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ - stclvs 3, cr7, [pc], #-420 @ e28a28 <__bss_end__@@Base+0x72b378> │ │ │ │ │ - rsbcs r7, r5, r1, ror #8 │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + stclvs 3, cr7, [pc], #-420 @ e28a30 <__bss_end__@@Base+0x72b380> │ │ │ │ │ + stclvs 4, cr7, [r5], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28a28 <__bss_end__@@Base+0x72b378> │ │ │ │ │ - svceq 0x00086331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28a30 <__bss_end__@@Base+0x72b380> │ │ │ │ │ + @ instruction: 0x67646531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + cmnvs r3, pc, ror #28 │ │ │ │ │ strbtvs r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ svcvs 0x006f725f │ │ │ │ │ rsbvc r5, r5, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r6, r2, r2, ror pc │ │ │ │ │ + rsbsvc r6, r2, r2, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28a70 <__bss_end__@@Base+0x72b3c0> │ │ │ │ │ - svccs 0x00080f31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28a78 <__bss_end__@@Base+0x72b3c8> │ │ │ │ │ + rsceq r7, r1, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ - blvs 2703220 <_edata@@Base+0x4b0220> │ │ │ │ │ + cmnvc r4, #482344960 @ 0x1cc00000 │ │ │ │ │ + blvs 2703228 <_edata@@Base+0x4b0228> │ │ │ │ │ rsbvc r7, r1, #97 @ 0x61 │ │ │ │ │ - strbvs r7, [r2, #-1396]! @ 0xfffffa8c │ │ │ │ │ - strdeq r9, [r1], #232 @ 0xe8 @ │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28ac0 <__bss_end__@@Base+0x72b410> │ │ │ │ │ - svceq 0x00544331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28ac8 <__bss_end__@@Base+0x72b418> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ + cmnpl r3, #1776 @ 0x6f0 │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ ldclvs 14, cr6, [r5, #-464]! @ 0xfffffe30 │ │ │ │ │ - ldmdbvs r8!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-448]! @ e28af8 <__bss_end__@@Base+0x72b448> │ │ │ │ │ + svccs 0x00010f33 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28b08 <__bss_end__@@Base+0x72b458> │ │ │ │ │ - rsbcs r6, r5, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28b10 <__bss_end__@@Base+0x72b460> │ │ │ │ │ + svccs 0x00077331 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ - smladxeq r9, r3, r4, r5 │ │ │ │ │ + cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 3, 3, r6, cr1, cr3, {3} │ │ │ │ │ cmneq r0, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28b48 <__bss_end__@@Base+0x72b498> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28b50 <__bss_end__@@Base+0x72b4a0> │ │ │ │ │ + ldclvs 15, cr6, [r2], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ svcvs 0x005f726f │ │ │ │ │ rsbvc r6, r5, #1912602624 @ 0x72000000 │ │ │ │ │ - strbvs r6, [pc, #-863]! @ e289dd <__bss_end__@@Base+0x72b32d> │ │ │ │ │ + strbvs r6, [pc, #-863]! @ e289e5 <__bss_end__@@Base+0x72b335> │ │ │ │ │ cmnvs r9, #106954752 @ 0x6600000 │ │ │ │ │ strbtvc r6, [lr], #-1385 @ 0xfffffa97 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28ba0 <__bss_end__@@Base+0x72b4f0> │ │ │ │ │ - ldclvs 3, cr7, [r5, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28ba8 <__bss_end__@@Base+0x72b4f8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvc r5, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + ldmdbvc r2!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x676f7470 │ │ │ │ │ @ instruction: 0x776f6e73 │ │ │ │ │ cmneq r0, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28be0 <__bss_end__@@Base+0x72b530> │ │ │ │ │ - strbtvc r6, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28be8 <__bss_end__@@Base+0x72b538> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdavs r3!, {r0, r1, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x006e7320 │ │ │ │ │ smcvs 50791 @ 0xc667 │ │ │ │ │ - cmnvs r3, fp, ror #10 │ │ │ │ │ + rsbscs r6, r3, fp, ror #10 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cmpeq sl, r6, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28c18 <__bss_end__@@Base+0x72b568> │ │ │ │ │ - strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28c20 <__bss_end__@@Base+0x72b570> │ │ │ │ │ + rsbscs r6, r2, r2, lsr r1 │ │ │ │ │ cmpvs r2, r6, asr #32 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e28c24 <__bss_end__@@Base+0x72b574> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e28c2c <__bss_end__@@Base+0x72b57c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - bvs 29c4b7c <_edata@@Base+0x771b7c> │ │ │ │ │ - strbtvc r6, [r1], #-1909 @ 0xfffff88b │ │ │ │ │ + ldrbmi r4, [r3], -r5, ror #12 │ │ │ │ │ + svceq 0x00084e55 │ │ │ │ │ strbvs r6, [r1, -r9, ror #26]! │ │ │ │ │ cmpeq sl, r5, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28c48 <__bss_end__@@Base+0x72b598> │ │ │ │ │ - mcreq 5, 2, r5, cr7, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28c50 <__bss_end__@@Base+0x72b5a0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cmpvc pc, #7104 @ 0x1bc0 │ │ │ │ │ ldrbvs r6, [r4, #-372]! @ 0xfffffe8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28c88 <__bss_end__@@Base+0x72b5d8> │ │ │ │ │ - @ instruction: 0x462f0731 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28c90 <__bss_end__@@Base+0x72b5e0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ cdpmi 13, 2, cr6, cr0, cr15, {3} │ │ │ │ │ strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ - cmpvs r6, r2, ror r3 │ │ │ │ │ + rsbscs r7, r3, r2, ror r3 │ │ │ │ │ andeq r7, r0, r5, lsr #14 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28cb0 <__bss_end__@@Base+0x72b600> │ │ │ │ │ - subspl r4, r8, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28cb8 <__bss_end__@@Base+0x72b608> │ │ │ │ │ + rsceq r9, r1, r1, lsr lr │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ @ instruction: 0x666d6572 │ │ │ │ │ hvceq 42725 @ 0xa6e5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28ce0 <__bss_end__@@Base+0x72b630> │ │ │ │ │ - @ instruction: 0x665f6d32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28ce8 <__bss_end__@@Base+0x72b638> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvc r2, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsceq r9, r1, r4, ror lr │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r6, #-1395]! @ 0xfffffa8d │ │ │ │ │ cmneq r8, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28d28 <__bss_end__@@Base+0x72b678> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28d30 <__bss_end__@@Base+0x72b680> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - @ instruction: 0x76656c73 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ + rsbvc r5, r7, #460 @ 0x1cc │ │ │ │ │ + subspl r6, r0, #1761607680 @ 0x69000000 │ │ │ │ │ eorseq r6, r1, r9, ror #6 │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28d68 <__bss_end__@@Base+0x72b6b8> │ │ │ │ │ - svceq 0x00086831 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28d70 <__bss_end__@@Base+0x72b6c0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-440]! @ e28da8 <__bss_end__@@Base+0x72b6f8> │ │ │ │ │ + streq r5, [pc, #-49] @ e28f33 <__bss_end__@@Base+0x72b883> │ │ │ │ │ ldrbtvs r6, [r4], #-3940 @ 0xfffff09c │ │ │ │ │ rsbsvc r7, r4, #-1543503871 @ 0xa4000001 │ │ │ │ │ - cmnvs lr, #-1879048186 @ 0x90000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 2, 6, cr6, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28dc0 <__bss_end__@@Base+0x72b710> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28dc8 <__bss_end__@@Base+0x72b718> │ │ │ │ │ + rsbcs r7, r7, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svceq 0x00617262 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvs pc, #1605632 @ 0x188000 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1802240 @ 0x1b8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28e18 <__bss_end__@@Base+0x72b768> │ │ │ │ │ - subsvc r6, pc, r1, lsr pc @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28e20 <__bss_end__@@Base+0x72b770> │ │ │ │ │ + uqasxvc r6, ip, r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + strbvc r7, [lr, #-878] @ 0xfffffc92 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ - rsbvc r6, r5, #805306374 @ 0x30000006 │ │ │ │ │ - subcc r2, r5, r3, ror pc │ │ │ │ │ + ldmdbvs r5!, {r0, r1, r5, r6, r9, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28e68 <__bss_end__@@Base+0x72b7b8> │ │ │ │ │ - stmdbvs r3!, {r0, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28e70 <__bss_end__@@Base+0x72b7c0> │ │ │ │ │ + ldmdavs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ + eorvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - svcvs 0x00636b5f │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + fstmdbxcs r3!, {d22-d68} @ Deprecated │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28eb8 <__bss_end__@@Base+0x72b808> │ │ │ │ │ - stclcs 13, cr6, [r1, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28ec0 <__bss_end__@@Base+0x72b810> │ │ │ │ │ + @ instruction: 0x732f3031 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - stmdbvs r3!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldmdavs r4!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldrbtvc r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbvc r6, r5, pc, ror #28 │ │ │ │ │ svcvs 0x006c6973 │ │ │ │ │ - stclcs 13, cr6, [r1, #-440]! @ 0xfffffe48 │ │ │ │ │ + @ instruction: 0x732f306e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28f08 <__bss_end__@@Base+0x72b858> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28f10 <__bss_end__@@Base+0x72b860> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ - stclcs 15, cr6, [lr, #-464]! @ 0xfffffe30 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc lr!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ - strtvs r7, [pc], #-878 @ e290fc <__bss_end__@@Base+0x72ba4c> │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28f50 <__bss_end__@@Base+0x72b8a0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28f58 <__bss_end__@@Base+0x72b8a8> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ - strbcc r7, [pc, -r5, ror #8]! │ │ │ │ │ - strtvc r3, [pc], #-46 @ e2913c <__bss_end__@@Base+0x72ba8c> │ │ │ │ │ + cmnvc pc, #1694498816 @ 0x65000000 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28f90 <__bss_end__@@Base+0x72b8e0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28f98 <__bss_end__@@Base+0x72b8e8> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdbvs r3!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldmdavs r4!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r7, #-3952]! @ 0xfffff090 │ │ │ │ │ rsbvc r7, r5, #-939524095 @ 0xc8000001 │ │ │ │ │ - ldmdavc r3!, {r0, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ + ldrbcc r6, [r3, -r9, ror #10]! │ │ │ │ │ + strtvs r3, [pc], #-46 @ e2917c <__bss_end__@@Base+0x72bacc> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e28fc8 <__bss_end__@@Base+0x72b918> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e28fd0 <__bss_end__@@Base+0x72b920> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [r5, #-404]! @ 0xfffffe6c │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdavc r1!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ cmnvs r1, #115 @ 0x73 │ │ │ │ │ cmpeq sl, r5, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e29008 <__bss_end__@@Base+0x72b958> │ │ │ │ │ - rsbeq r6, r7, r3, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e29010 <__bss_end__@@Base+0x72b960> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - andeq r7, r0, r2, ror r3 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r5!, {r1, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ cdpvs 12, 6, cr6, cr7, cr1, {3} │ │ │ │ │ cmneq sp, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e29030 <__bss_end__@@Base+0x72b980> │ │ │ │ │ - ldmdavs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e29038 <__bss_end__@@Base+0x72b988> │ │ │ │ │ + stclcs 13, cr6, [r1, #-196]! @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1778733,34 +1778507,32 @@ │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbvc r6, r8, #-1543503871 @ 0xa4000001 │ │ │ │ │ cmpeq sl, r2, lsr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e29078 <__bss_end__@@Base+0x72b9c8> │ │ │ │ │ - ldmdavs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e29080 <__bss_end__@@Base+0x72b9d0> │ │ │ │ │ + stclcs 13, cr6, [r1, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclmi 15, cr6, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ - @ instruction: 0x365f325f │ │ │ │ │ + svcpl 0x00726f73 │ │ │ │ │ + svcpl 0x00746967 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ stmdbvs r8!, {r0, r1, r2, r3, r4, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cmnvc r2, #209715200 @ 0xc800000 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e290c0 <__bss_end__@@Base+0x72ba10> │ │ │ │ │ - svceq 0x00303132 │ │ │ │ │ + svcpl 0x00365f32 │ │ │ │ │ + stmdbvs sp!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + hvceq 44164 @ 0xac84 │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ rsceq r9, r1, r4, ror #28 │ │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ │ strbmi r5, [pc, -r8, ror #4] │ │ │ │ │ @@ -1781598,37 +1781370,37 @@ │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ streq r0, [pc, -r6, lsl #14] │ │ │ │ │ subpl r2, r7, #788529152 @ 0x2f000000 │ │ │ │ │ bpl 233f83c <_edata@@Base+0xec83c> │ │ │ │ │ strmi r0, [pc, #-1039]! @ e2badd <__bss_end__@@Base+0x72e42d> │ │ │ │ │ blx ff974f22 <_edata@@Base+0xfd721f22> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ rsceq fp, r2, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaleq fp, r2, r4, pc @ │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strhteq fp, [r2], #240 @ 0xf0 │ │ │ │ │ addeq r0, sp, #1024 @ 0x400 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ addeq r0, sp, #1, 30 │ │ │ │ │ strhteq fp, [r2], #252 @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sp, #67108864 @ 0x4000000 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ movweq r0, #4096 @ 0x1000 │ │ │ │ │ ... │ │ │ │ │ andseq r5, r1, pc, lsl #16 │ │ │ │ │ blvs eaeff4 <__bss_end__@@Base+0x7b1944> │ │ │ │ │ strvc r0, [r0], -r0 │ │ │ │ │ orreq r0, ip, r1, lsl #14 │ │ │ │ │ andseq r0, r0, #0 │ │ │ │ │ @@ -1781636,25 +1781408,25 @@ │ │ │ │ │ svccc 0x00080177 │ │ │ │ │ strne r0, [r0], #-12 │ │ │ │ │ andeq r8, sp, r2, lsl #4 │ │ │ │ │ stmdbeq r1, {fp, ip, sp, lr} │ │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ │ beq 1d2c87c <__bss_end__@@Base+0x162f1cc> │ │ │ │ │ cmneq r9, r0 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r1, lsl r0 │ │ │ │ │ andle r0, r4, r4, ror #8 │ │ │ │ │ andle r0, r0, r1, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff983254 <_edata@@Base+0xfd730254> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vmax.f32 q8, , q8 │ │ │ │ │ vorr.i32 d17, #262144 @ 0x00040000 │ │ │ │ │ @ instruction: 0xf6480552 │ │ │ │ │ vsubw.s8 q9, q0, d24 │ │ │ │ │ @@ -1782775,19 +1782547,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ svcvs 0x006d7164 │ │ │ │ │ svcvs 0x002e6f6d │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3b1518 <__stack_chk_guard@@Base+0x124450> │ │ │ │ │ + b 3b75e8 <__stack_chk_guard@@Base+0x12a520> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3b1520 <__stack_chk_guard@@Base+0x124458> │ │ │ │ │ + b 3b75e4 <__stack_chk_guard@@Base+0x12a51c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3b1520 <__stack_chk_guard@@Base+0x124458> │ │ │ │ │ + b 3b75cc <__stack_chk_guard@@Base+0x12a504> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ stmdbvc r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00203a61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ rsbscs r6, r2, r4, ror pc │ │ │ │ │ cdpvs 3, 2, cr7, cr0, cr9, {3} │ │ │ │ │ @@ -1782871,2056 +1782643,2056 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ ldrbtvs r6, [r2], #-356 @ 0xfffffe9c │ │ │ │ │ svcpl 0x00657a69 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d1c0 <__bss_end__@@Base+0x72fb10> │ │ │ │ │ + andeq r3, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcpl 0x006f745f │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d200 <__bss_end__@@Base+0x72fb50> │ │ │ │ │ - cmnvc r9, #13056 @ 0x3300 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d210 <__bss_end__@@Base+0x72fb60> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #2046820352 @ 0x7a000000 │ │ │ │ │ teqcc ip, r3, ror r0 │ │ │ │ │ - rsbscs r6, r2, lr, lsr pc │ │ │ │ │ - stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbtvc r7, [r5], #-62 @ 0xffffffc2 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d248 <__bss_end__@@Base+0x72fb98> │ │ │ │ │ - strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d258 <__bss_end__@@Base+0x72fba8> │ │ │ │ │ + rsbseq r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r2, #112, 2 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvs r4, sp, ror #10 │ │ │ │ │ - cmpvs r6, r4, ror r5 │ │ │ │ │ + rsbsvc r6, r0, #116, 10 @ 0x1d000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d288 <__bss_end__@@Base+0x72fbd8> │ │ │ │ │ - rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d298 <__bss_end__@@Base+0x72fbe8> │ │ │ │ │ + rsceq r6, r1, r2, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - cmnvc r4, #1616 @ 0x650 │ │ │ │ │ - ldrbtvs r6, [r2], #-3938 @ 0xfffff09e │ │ │ │ │ - rsceq r7, r1, r5, ror #4 │ │ │ │ │ + rsbseq r6, r4, r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d2d0 <__bss_end__@@Base+0x72fc20> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d2d8 <__bss_end__@@Base+0x72fc28> │ │ │ │ │ + andeq r3, r0, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ rsbvc r5, pc, #104, 30 @ 0x1a0 │ │ │ │ │ - ldrbtvc r6, [r2], #-1380 @ 0xfffffa9c │ │ │ │ │ - cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ + ldclvs 5, cr6, [r2, #-400]! @ 0xfffffe70 │ │ │ │ │ + rsbeq r6, ip, r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d310 <__bss_end__@@Base+0x72fc60> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d318 <__bss_end__@@Base+0x72fc68> │ │ │ │ │ + andeq r3, r0, r3, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbvc r7, [r5, -r8, ror #6]! │ │ │ │ │ - cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ + rsbsvc r7, r8, r8, ror #6 │ │ │ │ │ + andeq r3, r0, lr, asr r3 │ │ │ │ │ @ instruction: 0x6c6c6966 │ │ │ │ │ - stclvs 3, cr6, [pc], #-380 @ e2d380 <__bss_end__@@Base+0x72fcd0> │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclvs 3, cr6, [pc], #-380 @ e2d388 <__bss_end__@@Base+0x72fcd8> │ │ │ │ │ + stclcs 2, cr7, [pc, #-444]! @ e2d34c <__bss_end__@@Base+0x72fc9c> │ │ │ │ │ + andeq r3, r0, r2, lsr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d358 <__bss_end__@@Base+0x72fca8> │ │ │ │ │ - strbtvc r6, [lr], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d360 <__bss_end__@@Base+0x72fcb0> │ │ │ │ │ + strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvs r6, ip, #104, 18 @ 0x1a0000 │ │ │ │ │ ldclvs 2, cr7, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ - stclcs 0, cr7, [pc, #-388]! @ e2d3bc <__bss_end__@@Base+0x72fd0c> │ │ │ │ │ - andeq r3, r0, r3, lsr r3 │ │ │ │ │ + ldmdbvs r2!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ + eorpl r6, r0, lr, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d398 <__bss_end__@@Base+0x72fce8> │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d3a0 <__bss_end__@@Base+0x72fcf0> │ │ │ │ │ + andeq r3, r0, r3, lsr r3 │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r6, cr1, cr0, {2} │ │ │ │ │ cmnvs sp, pc, rrx │ │ │ │ │ - ldmdbvs r8!, {r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-448]! @ e2d3b8 <__bss_end__@@Base+0x72fd08> │ │ │ │ │ + andeq r3, r0, r2, lsr r4 │ │ │ │ │ strbvs r6, [r7, #-2405]! @ 0xfffff69b │ │ │ │ │ subsvs r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ smcvs 42489 @ 0xa5f9 │ │ │ │ │ stmdbvs r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d3d8 <__bss_end__@@Base+0x72fd28> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d3e0 <__bss_end__@@Base+0x72fd30> │ │ │ │ │ + rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - strbvs r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvs lr, #1785856 @ 0x1b4000 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ - stclcs 5, cr6, [lr, #-432]! @ 0xfffffe50 │ │ │ │ │ - andeq r0, r0, r2, lsr r5 │ │ │ │ │ + cmnvs lr, #108, 10 @ 0x1b000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d428 <__bss_end__@@Base+0x72fd78> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d430 <__bss_end__@@Base+0x72fd80> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ rsbeq r6, r3, lr, ror #26 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d458 <__bss_end__@@Base+0x72fda8> │ │ │ │ │ - strbvc r6, [pc, #-818]! @ e2d2e2 <__bss_end__@@Base+0x72fc32> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d460 <__bss_end__@@Base+0x72fdb0> │ │ │ │ │ + andeq r0, r0, r2, lsr r8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdavs r0!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldclvs 14, cr6, [r5, #-388]! @ 0xfffffe7c │ │ │ │ │ cmnvs r9, #1342177286 @ 0x50000006 │ │ │ │ │ - ldrbvs r6, [r4, #-3696]! @ 0xfffff190 │ │ │ │ │ + rsbeq r6, lr, r0, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d4a0 <__bss_end__@@Base+0x72fdf0> │ │ │ │ │ - rsceq r6, r1, r3, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d4a8 <__bss_end__@@Base+0x72fdf8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - stclcs 3, cr7, [pc, #-456]! @ e2d4a0 <__bss_end__@@Base+0x72fdf0> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #-939524095 @ 0xc8000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r8, lr, ror #6 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ e2d4ac <__bss_end__@@Base+0x72fdfc> │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ e2d4b4 <__bss_end__@@Base+0x72fe04> │ │ │ │ │ + rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d4d0 <__bss_end__@@Base+0x72fe20> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d4d8 <__bss_end__@@Base+0x72fe28> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbcs r7, r1, r2, ror #4 │ │ │ │ │ + strbtvs r7, [r1], -r2, ror #4 │ │ │ │ │ rsbscs r6, r8, r2, ror #30 │ │ │ │ │ eorseq r3, lr, ip, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d520 <__bss_end__@@Base+0x72fe70> │ │ │ │ │ - andeq r0, r0, r1, lsr r1 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e2d6e0 <__bss_end__@@Base+0x730030> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d528 <__bss_end__@@Base+0x72fe78> │ │ │ │ │ + rsceq r7, r1, r1, lsr r8 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e2d6e8 <__bss_end__@@Base+0x730038> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ svcvs 0x005f6465 │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d558 <__bss_end__@@Base+0x72fea8> │ │ │ │ │ - rsbvs r7, sp, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d560 <__bss_end__@@Base+0x72feb0> │ │ │ │ │ + rsbvc r6, pc, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r9, ip, sp, lr} │ │ │ │ │ + andeq r7, r0, r5, ror #4 │ │ │ │ │ cmnvs r2, r3, ror #4 │ │ │ │ │ rsbeq r6, r5, lr, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d598 <__bss_end__@@Base+0x72fee8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d5a0 <__bss_end__@@Base+0x72fef0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d5d0 <__bss_end__@@Base+0x72ff20> │ │ │ │ │ - andeq r0, r0, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d5d8 <__bss_end__@@Base+0x72ff28> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ svcpl 0x00646f6d │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d600 <__bss_end__@@Base+0x72ff50> │ │ │ │ │ - strbvs r6, [r4, #-3635]! @ 0xfffff1cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d608 <__bss_end__@@Base+0x72ff58> │ │ │ │ │ + andeq r0, r0, r3, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - cmpvs r6, r5, ror #4 │ │ │ │ │ + rsbscs r7, r3, r5, ror #4 │ │ │ │ │ ldrbvs r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ - rsbscs r6, r8, r2, ror r9 │ │ │ │ │ - strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ + @ instruction: 0x2e786972 │ │ │ │ │ + rsbseq r7, r3, r2, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d648 <__bss_end__@@Base+0x72ff98> │ │ │ │ │ - svcpl 0x00686332 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d650 <__bss_end__@@Base+0x72ffa0> │ │ │ │ │ + rsbeq r6, pc, r2, lsr r6 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbvc r7, r1, r2, ror #4 │ │ │ │ │ + strbvs r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ stclvs 4, cr6, [r5], #-428 @ 0xfffffe54 │ │ │ │ │ rsceq r6, r1, r4, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d698 <__bss_end__@@Base+0x72ffe8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d6a0 <__bss_end__@@Base+0x72fff0> │ │ │ │ │ + svcpl 0x00677532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + cmnvc r2, #460 @ 0x1cc │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ @ instruction: 0x6c6c6966 │ │ │ │ │ ldrbvs r6, [pc], -r5, ror #8 │ │ │ │ │ - mcrvs 14, 3, r6, cr3, cr5, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [r3, #-3701]! @ 0xfffff18b │ │ │ │ │ + stclvs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d6e0 <__bss_end__@@Base+0x730030> │ │ │ │ │ - ldrbvs r6, [r2, #-2098]! @ 0xfffff7ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d6e8 <__bss_end__@@Base+0x730038> │ │ │ │ │ + ldrbvs r7, [r4, #-1330]! @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbvs r7, [r4, #-872]! @ 0xfffffc98 │ │ │ │ │ rsceq r6, r1, r0, ror sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d718 <__bss_end__@@Base+0x730068> │ │ │ │ │ - stclvs 5, cr6, [r9], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d720 <__bss_end__@@Base+0x730070> │ │ │ │ │ + andeq r7, r0, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ strbvc r2, [r6, #-111]! @ 0xffffff91 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], #-3695 @ 0xfffff191 │ │ │ │ │ cdpvs 6, 6, cr6, cr9, cr5, {3} │ │ │ │ │ svcvs 0x00697469 │ │ │ │ │ rsbvc r2, pc, lr, rrx │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ - svcvs 0x006e726f │ │ │ │ │ - rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ + strtmi r7, [r0], -pc, ror #4 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d768 <__bss_end__@@Base+0x7300b8> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d770 <__bss_end__@@Base+0x7300c0> │ │ │ │ │ + mcrvs 3, 3, r6, cr5, cr1, {1} │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbvs r6, r2, #-2147483619 @ 0x8000001d │ │ │ │ │ - ldclcs 5, cr6, [r6, #-456]! @ 0xfffffe38 │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs r6, #478150656 @ 0x1c800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d7a0 <__bss_end__@@Base+0x7300f0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d7a8 <__bss_end__@@Base+0x7300f8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [ip, #-368]! @ 0xfffffe90 │ │ │ │ │ rsbcs r7, r5, r4, ror r4 │ │ │ │ │ - mrcvs 1, 1, r3, cr14, cr12, {1} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + eorsvs r3, lr, #60, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d7f0 <__bss_end__@@Base+0x730140> │ │ │ │ │ - rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d7f8 <__bss_end__@@Base+0x730148> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r1, #108003328 @ 0x6700000 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - cmnvs lr, #7488 @ 0x1d40 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 13, 3, r6, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d830 <__bss_end__@@Base+0x730180> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d838 <__bss_end__@@Base+0x730188> │ │ │ │ │ + stclvs 5, cr6, [r9], #-196 @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ rsbvs r6, sp, #108, 2 │ │ │ │ │ rsceq r6, r1, r4, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d870 <__bss_end__@@Base+0x7301c0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d878 <__bss_end__@@Base+0x7301c8> │ │ │ │ │ + rsbsvc r6, r4, #-2147483636 @ 0x8000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbeq r6, lr, r9, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-1392]! @ 0xfffffa90 │ │ │ │ │ mcrvs 3, 3, r7, cr5, cr2, {3} │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - mcrvs 8, 3, r6, cr15, cr0, {3} │ │ │ │ │ + cmpvs r6, r0, ror r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d8c0 <__bss_end__@@Base+0x730210> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d8c8 <__bss_end__@@Base+0x730218> │ │ │ │ │ + rsbsvc r6, r5, #51, 30 @ 0xcc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs r5, #104, 6 @ 0xa0000001 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x0074616d │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d900 <__bss_end__@@Base+0x730250> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d908 <__bss_end__@@Base+0x730258> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ - rsbeq r7, r1, r2, ror #4 │ │ │ │ │ + svcpl 0x00647461 │ │ │ │ │ + rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ rsbvc r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d948 <__bss_end__@@Base+0x730298> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d950 <__bss_end__@@Base+0x7302a0> │ │ │ │ │ + cmnvs r5, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldmdbvc r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbseq r6, r2, ip, ror #30 │ │ │ │ │ + ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 5, cr7, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ rsceq r7, r1, r9, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d988 <__bss_end__@@Base+0x7302d8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d990 <__bss_end__@@Base+0x7302e0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ rsbseq r6, r4, lr, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2d9c8 <__bss_end__@@Base+0x730318> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2d9d0 <__bss_end__@@Base+0x730320> │ │ │ │ │ + andeq r7, r0, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - rsbeq r7, r5, r9, ror #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + blvs 278a954 <_edata@@Base+0x537954> │ │ │ │ │ + cmnvc r1, #29440 @ 0x7300 │ │ │ │ │ ldrbvs r6, [r2, -r3, ror #2]! │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2da08 <__bss_end__@@Base+0x730358> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2da10 <__bss_end__@@Base+0x730360> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ svcvs 0x00432072 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - rsbseq r6, r3, r3, ror r7 │ │ │ │ │ + cmnvc r9, #-872415231 @ 0xcc000001 │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2da40 <__bss_end__@@Base+0x730390> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2da48 <__bss_end__@@Base+0x730398> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stclvs 4, cr6, [pc, #-460]! @ e2da50 <__bss_end__@@Base+0x7303a0> │ │ │ │ │ + stclvs 1, cr6, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ rsbvs r6, r5, #6488064 @ 0x630000 │ │ │ │ │ strbvs r7, [r8, #-889]! @ 0xfffffc87 │ │ │ │ │ - rsbseq r5, r5, r6, ror pc │ │ │ │ │ - andeq r7, r0, r0, ror r8 │ │ │ │ │ + ldrbtvc r5, [r5], #-3958 @ 0xfffff08a │ │ │ │ │ + rsceq r6, r1, r8, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2da80 <__bss_end__@@Base+0x7303d0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2da88 <__bss_end__@@Base+0x7303d8> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - rsbvc r7, sp, ip, ror #6 │ │ │ │ │ - rsceq r6, r1, r0, ror #20 │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 5, cr6, [ip], #-464 @ 0xfffffe30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dad0 <__bss_end__@@Base+0x730420> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dad8 <__bss_end__@@Base+0x730428> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - ldclvs 3, cr7, [r0], #-440 @ 0xfffffe48 │ │ │ │ │ + pushmi {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ svcvs 0x006c6f63 │ │ │ │ │ eorscc r2, ip, #114 @ 0x72 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r4, r5, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-248]! @ e2dbd8 <__bss_end__@@Base+0x730528> │ │ │ │ │ + svcmi 0x00430b32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2db20 <__bss_end__@@Base+0x730470> │ │ │ │ │ - rsbcs r6, r5, r3, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2db28 <__bss_end__@@Base+0x730478> │ │ │ │ │ + @ instruction: 0x56206d33 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2888e68 <_edata@@Base+0x635e68> │ │ │ │ │ + bvc 2888e70 <_edata@@Base+0x635e70> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - ldrbvs r4, [r0, #-2900]! @ 0xfffff4ac │ │ │ │ │ + rsbsvc r4, r4, #84, 22 @ 0x15000 │ │ │ │ │ stmdbvs r3!, {r0, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsceq r6, r1, r9, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2db50 <__bss_end__@@Base+0x7304a0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2db58 <__bss_end__@@Base+0x7304a8> │ │ │ │ │ + stmdaeq r0, {r0, r1, r4, r5, r9, sl, fp} │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - ldrbvs r7, [r0, #-882]! @ 0xfffffc8e │ │ │ │ │ - svcvs 0x00656772 │ │ │ │ │ + rsbsvc r7, r4, #-939524095 @ 0xc8000001 │ │ │ │ │ + eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ stclvs 15, cr6, [sp, #-396]! @ 0xfffffe74 │ │ │ │ │ strbtvc r7, [r1], #-1141 @ 0xfffffb8b │ │ │ │ │ - svcvs 0x00657669 │ │ │ │ │ - cmpvs r6, sp, rrx │ │ │ │ │ + rsbvs r7, r5, #110100480 @ 0x6900000 │ │ │ │ │ + svceq 0x0008656c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2db80 <__bss_end__@@Base+0x7304d0> │ │ │ │ │ - rsceq r6, r1, r1, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2db88 <__bss_end__@@Base+0x7304d8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbtvc r6, [r9], #-3695 @ 0xfffff191 │ │ │ │ │ - cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ + cdpvs 14, 7, cr6, cr5, cr15, {3} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ cmnvc lr, #1654784 @ 0x194000 │ │ │ │ │ mcrvs 5, 3, r6, cr9, cr4, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dbc8 <__bss_end__@@Base+0x730518> │ │ │ │ │ - rsbeq r6, r5, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dbd0 <__bss_end__@@Base+0x730520> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ svcpl 0x006e6567 │ │ │ │ │ strbvc r6, [r7, #-364]! @ 0xfffffe94 │ │ │ │ │ ldrbvs r7, [r2, #-613]! @ 0xfffffd9b │ │ │ │ │ - strbmi r4, [r5, -lr, asr #28] │ │ │ │ │ + cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dc10 <__bss_end__@@Base+0x730560> │ │ │ │ │ - strbvs r6, [r3, #-307]! @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dc18 <__bss_end__@@Base+0x730568> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-432]! @ e2dc58 <__bss_end__@@Base+0x7305a8> │ │ │ │ │ + @ instruction: 0x512d0533 │ │ │ │ │ svcpl 0x0074616d │ │ │ │ │ stclvs 14, cr6, [r2], #-468 @ 0xfffffe2c │ │ │ │ │ strbvs r6, [fp, #-879]! @ 0xfffffc91 │ │ │ │ │ - @ instruction: 0x6e6f6972 │ │ │ │ │ + cmpvs r6, r2, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dc68 <__bss_end__@@Base+0x7305b8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dc70 <__bss_end__@@Base+0x7305c0> │ │ │ │ │ + strbtvc r6, [r9], #-3635 @ 0xfffff1cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strbvs r6, [pc, #-863]! @ e2dafd <__bss_end__@@Base+0x73044d> │ │ │ │ │ + strbvs r6, [pc, #-863]! @ e2db05 <__bss_end__@@Base+0x730455> │ │ │ │ │ cmnvs r9, #106954752 @ 0x6600000 │ │ │ │ │ strbtvc r6, [lr], #-1385 @ 0xfffffa97 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr15, {2} │ │ │ │ │ - rsbvc r7, pc, r7, ror #4 │ │ │ │ │ + ldrbmi r7, [r4, #-871] @ 0xfffffc99 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dcc0 <__bss_end__@@Base+0x730610> │ │ │ │ │ - svcpl 0x00656c33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dcc8 <__bss_end__@@Base+0x730618> │ │ │ │ │ + ldrbmi r5, [r4, #-1075] @ 0xfffffbcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r9, #120, 8 @ 0x78000000 │ │ │ │ │ ldrbvs r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - cmnvs r9, #268435462 @ 0x10000006 │ │ │ │ │ + ldrbtvs r7, [r9], -r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dd08 <__bss_end__@@Base+0x730658> │ │ │ │ │ - strbtvs r6, [lr], #-3890 @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dd10 <__bss_end__@@Base+0x730660> │ │ │ │ │ + strbtvc r6, [lr], #-2354 @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvc r6, r9, #112, 16 @ 0x700000 │ │ │ │ │ - stclvs 3, cr7, [pc], #-404 @ e2dd58 <__bss_end__@@Base+0x7306a8> │ │ │ │ │ + stclvs 3, cr7, [pc], #-404 @ e2dd60 <__bss_end__@@Base+0x7306b0> │ │ │ │ │ svcvs 0x00697475 │ │ │ │ │ - rsbscs r6, r3, lr, ror #10 │ │ │ │ │ + stmdbvc ip!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dd48 <__bss_end__@@Base+0x730698> │ │ │ │ │ - cmnpl r3, #13056 @ 0x3300 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dd50 <__bss_end__@@Base+0x7306a0> │ │ │ │ │ + mcrvs 2, 3, r7, cr9, cr3, {1} │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2889090 <_edata@@Base+0x636090> │ │ │ │ │ + bvc 2889098 <_edata@@Base+0x636098> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + strbmi r4, [lr, #-2900] @ 0xfffff4ac │ │ │ │ │ ldrbtvc r7, [r4], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r5, r7, #404 @ 0x194 │ │ │ │ │ - cmnvs r8, #97 @ 0x61 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dd80 <__bss_end__@@Base+0x7306d0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dd88 <__bss_end__@@Base+0x7306d8> │ │ │ │ │ + strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - andeq r7, r0, r8, ror #6 │ │ │ │ │ - rsceq r6, r1, r0, ror #20 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ cmnvs r7, lr, ror #10 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ddc8 <__bss_end__@@Base+0x730718> │ │ │ │ │ - strbvc r2, [lr, #-49]! @ 0xffffffcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ddd0 <__bss_end__@@Base+0x730720> │ │ │ │ │ + rsbcs r6, ip, r1, lsr r1 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbcs r6, r6, r3, ror pc │ │ │ │ │ - strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ + mcrvs 2, 3, r7, cr5, cr3, {3} │ │ │ │ │ + @ instruction: 0x6c616974 │ │ │ │ │ rsbeq r6, r4, sp, ror #30 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ddf8 <__bss_end__@@Base+0x730748> │ │ │ │ │ - subspl r4, r2, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2de00 <__bss_end__@@Base+0x730750> │ │ │ │ │ + cmnvc r4, #-939524096 @ 0xc8000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r9, ror pc │ │ │ │ │ + rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvs r4, #-1073741800 @ 0xc0000018 │ │ │ │ │ rsceq r6, r1, r8, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2de40 <__bss_end__@@Base+0x730790> │ │ │ │ │ - rsbscs r6, r2, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2de48 <__bss_end__@@Base+0x730798> │ │ │ │ │ + rsbcs r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ - strbtvs r7, [pc], #-624 @ e2e030 <__bss_end__@@Base+0x730980> │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ + strbtvs r7, [pc], #-624 @ e2e038 <__bss_end__@@Base+0x730988> │ │ │ │ │ rsbeq r6, r3, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2de88 <__bss_end__@@Base+0x7307d8> │ │ │ │ │ - rsbsvc r6, r4, #-2147483636 @ 0x8000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2de90 <__bss_end__@@Base+0x7307e0> │ │ │ │ │ + strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stcmi 3, cr7, [sp, #-404]! @ 0xfffffe6c │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ - stclcs 15, cr6, [lr, #-460]! @ 0xfffffe34 │ │ │ │ │ - ldmdaeq r0, {r0, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ + cmnvs lr, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ded0 <__bss_end__@@Base+0x730820> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ded8 <__bss_end__@@Base+0x730828> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpmi 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + rsbeq r6, r5, r2, ror #24 │ │ │ │ │ andeq r7, r0, r1, ror #8 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2df00 <__bss_end__@@Base+0x730850> │ │ │ │ │ - stccs 15, cr0, [r8], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2df08 <__bss_end__@@Base+0x730858> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ - strbtvc r6, [r9], -fp, ror #8 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvc r5, #1610612742 @ 0x60000006 │ │ │ │ │ svcpl 0x006c656e │ │ │ │ │ - stclcs 6, cr6, [pc, #-396]! @ e2df6c <__bss_end__@@Base+0x7308bc> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + cmnvs lr, #415236096 @ 0x18c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2df50 <__bss_end__@@Base+0x7308a0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2df58 <__bss_end__@@Base+0x7308a8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ + ldrbmi r6, [r4, #-3695] @ 0xfffff191 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ cdpvs 15, 7, cr5, cr5, cr8, {3} │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ - rsceq r6, r1, r0, ror #20 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2df80 <__bss_end__@@Base+0x7308d0> │ │ │ │ │ - mcrmi 7, 2, r4, cr9, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2df88 <__bss_end__@@Base+0x7308d8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbcs r7, r4, r8, ror #6 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + cmnvc r9, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbvc r6, sp, r3, ror r9 │ │ │ │ │ stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ │ rsbseq r7, r9, r9, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2dfc0 <__bss_end__@@Base+0x730910> │ │ │ │ │ - beq 11ff648 <__bss_end__@@Base+0xb01f98> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2dfc8 <__bss_end__@@Base+0x730918> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - stmdbmi ip, {r0, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - svcmi 0x002d5453 │ │ │ │ │ + cdpvs 5, 6, cr6, cr1, cr1, {3} │ │ │ │ │ + stmdbvs r8!, {r0, r1, r2, r3, r4, r6, r8, r9, sp, lr}^ │ │ │ │ │ rsbsvc r6, r4, #-2147483620 @ 0x8000001c │ │ │ │ │ cmnvs sp, r9, ror #10 │ │ │ │ │ - strbpl r6, [r5], #-3694 @ 0xfffff192 │ │ │ │ │ - stceq 6, cr5, [lr, #-344] @ 0xfffffea8 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e010 <__bss_end__@@Base+0x730960> │ │ │ │ │ - mcrrmi 0, 3, r5, pc, cr2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e018 <__bss_end__@@Base+0x730968> │ │ │ │ │ + cmnvs r5, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvs r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - stclvs 14, cr6, [pc, #-404]! @ e2e060 <__bss_end__@@Base+0x7309b0> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e050 <__bss_end__@@Base+0x7309a0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e058 <__bss_end__@@Base+0x7309a8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbmi r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e098 <__bss_end__@@Base+0x7309e8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e0a0 <__bss_end__@@Base+0x7309f0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ ldrbvs r6, [r6, #-1394]! @ 0xfffffa8e │ │ │ │ │ eorseq r7, r2, r2, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e0d0 <__bss_end__@@Base+0x730a20> │ │ │ │ │ - streq r0, [pc, #-2354] @ e2d95a <__bss_end__@@Base+0x7302aa> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e0d8 <__bss_end__@@Base+0x730a28> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbtvs r7, [r1], #-869 @ 0xfffffc9b │ │ │ │ │ - @ instruction: 0x7761715f │ │ │ │ │ + strtvc r7, [r0], #-869 @ 0xfffffc9b │ │ │ │ │ + svcvs 0x0070206f │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 15, cr6, [lr, #-460]! @ 0xfffffe34 │ │ │ │ │ + eorvs r7, r0, #822083584 @ 0x31000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e118 <__bss_end__@@Base+0x730a68> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e120 <__bss_end__@@Base+0x730a70> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbtmi r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ + strbpl r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ ldrbvs r7, [r2, #-1134]! @ 0xfffffb92 │ │ │ │ │ - cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ - rsbvc r7, pc, pc, asr r4 @ │ │ │ │ │ + ldmdbvs r8!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e150 <__bss_end__@@Base+0x730aa0> │ │ │ │ │ - svcne 0x000d4c31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e158 <__bss_end__@@Base+0x730aa8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + @ instruction: 0x77617273 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ rsbsvc r7, r4, #2080374785 @ 0x7c000001 │ │ │ │ │ svcpl 0x00676e69 │ │ │ │ │ rsbsvc r7, r4, pc, ror #10 │ │ │ │ │ cmpvc pc, #1962934272 @ 0x75000000 │ │ │ │ │ smcvs 22308 @ 0x5724 │ │ │ │ │ + stclcs 6, cr6, [pc, #-436]! @ e2e194 <__bss_end__@@Base+0x730ae4> │ │ │ │ │ + svcmi 0x00495432 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e198 <__bss_end__@@Base+0x730ae8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e1a0 <__bss_end__@@Base+0x730af0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbsvc r7, r4, #112, 10 @ 0x1c000000 │ │ │ │ │ + ldrbtvs r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ strbtvc r7, [r5], #-2670 @ 0xfffff592 │ │ │ │ │ rsceq r6, r1, r1, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e1c8 <__bss_end__@@Base+0x730b18> │ │ │ │ │ - strbtpl r7, [r1], #-561 @ 0xfffffdcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e1d0 <__bss_end__@@Base+0x730b20> │ │ │ │ │ + cmnvs r8, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #83 @ 0x53 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs r2, r3, ror r5 │ │ │ │ │ + @ instruction: 0x532c0573 │ │ │ │ │ stmdbvs r4!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsceq r6, r1, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e210 <__bss_end__@@Base+0x730b60> │ │ │ │ │ - svceq 0x00455432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e218 <__bss_end__@@Base+0x730b68> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr3, {3} │ │ │ │ │ - rsbsvc r2, r4, #115 @ 0x73 │ │ │ │ │ + rsbsvc r7, r5, r3, ror #6 │ │ │ │ │ + svcpl 0x00746f6c │ │ │ │ │ rsbeq r7, sp, lr, ror #10 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e260 <__bss_end__@@Base+0x730bb0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e268 <__bss_end__@@Base+0x730bb8> │ │ │ │ │ + @ instruction: 0x76206531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, ror #24 │ │ │ │ │ + ldclvs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ rsbvc r6, r9, pc, asr r8 │ │ │ │ │ - svcmi 0x0043776f │ │ │ │ │ - subpl r4, r6, r5, asr #12 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e2a8 <__bss_end__@@Base+0x730bf8> │ │ │ │ │ - strbtvc r6, [r3], #-3635 @ 0xfffff1cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e2b0 <__bss_end__@@Base+0x730c00> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ - svcvs 0x0073776f │ │ │ │ │ - stmdbvs r6!, {r0, r2, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ + ldrbtvc r7, [r3], #-1903 @ 0xfffff891 │ │ │ │ │ + stclvs 5, cr7, [sp, #-400]! @ 0xfffffe70 │ │ │ │ │ svcvs 0x006d6564 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e2e8 <__bss_end__@@Base+0x730c38> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e2f0 <__bss_end__@@Base+0x730c40> │ │ │ │ │ + cmnvc r5, #3136 @ 0xc40 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ - ldmdbvs r3!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + svcpl 0x0074736e │ │ │ │ │ + ldrbvs r7, [pc], #-117 @ e2e4dc <__bss_end__@@Base+0x730e2c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e328 <__bss_end__@@Base+0x730c78> │ │ │ │ │ - ldclvs 13, cr6, [r0], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e330 <__bss_end__@@Base+0x730c80> │ │ │ │ │ + svcvs 0x00697432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ - strbtvc r7, [pc], #-1361 @ e2e508 <__bss_end__@@Base+0x730e58> │ │ │ │ │ + strbtvc r7, [pc], #-1361 @ e2e510 <__bss_end__@@Base+0x730e60> │ │ │ │ │ ldrbvc r2, [r1, #-3429]! @ 0xfffff29b │ │ │ │ │ rsbcs r7, r5, pc, ror #8 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e370 <__bss_end__@@Base+0x730cc0> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e378 <__bss_end__@@Base+0x730cc8> │ │ │ │ │ + cmnvs r6, r1, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 14, 6, cr6, cr15, cr15, {3} │ │ │ │ │ + cmpvs r6, pc, ror #28 │ │ │ │ │ rsbvc r6, r3, #1073741851 @ 0x4000001b │ │ │ │ │ rsbsvc r6, r8, pc, ror #10 │ │ │ │ │ ldmdbvs r3!, {r0, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbsvc r6, r0, #1776 @ 0x6f0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e3b8 <__bss_end__@@Base+0x730d08> │ │ │ │ │ - ldrbpl r6, [r3, #-3634]! @ 0xfffff1ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e3c0 <__bss_end__@@Base+0x730d10> │ │ │ │ │ + svcvs 0x00705f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs lr, r9, ror #30 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ rsbcs r6, lr, r9, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtvc r6, [r0], -r0, lsr #2 │ │ │ │ │ svcvs 0x00746365 │ │ │ │ │ - rsbscs r6, r2, r2, ror pc │ │ │ │ │ - cmnvc lr, #268 @ 0x10c │ │ │ │ │ + strbtvc r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ + @ instruction: 0x532c0573 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e418 <__bss_end__@@Base+0x730d68> │ │ │ │ │ - strbtvs r7, [lr], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e420 <__bss_end__@@Base+0x730d70> │ │ │ │ │ + smlaldxeq r5, r5, r2, r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbtvs r6, [ip], -r8, ror #2 │ │ │ │ │ stclvs 14, cr6, [r7], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbscs r7, r2, r5, ror #6 │ │ │ │ │ - rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ + strbtvc r7, [r1], #-869 @ 0xfffffc9b │ │ │ │ │ + cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e460 <__bss_end__@@Base+0x730db0> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e468 <__bss_end__@@Base+0x730db8> │ │ │ │ │ + cmpvc pc, #268435459 @ 0x10000003 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ stclvs 15, cr6, [ip], #-456 @ 0xfffffe38 │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stclcs 14, cr6, [pc, #-444]! @ e2e484 <__bss_end__@@Base+0x730dd4> │ │ │ │ │ - subpl r4, r3, #-2147483636 @ 0x8000000c │ │ │ │ │ + cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r3, ip, ror #30 │ │ │ │ │ - ldclvs 5, cr6, [pc, #-464] @ e2e47c <__bss_end__@@Base+0x730dcc> │ │ │ │ │ + ldclvs 5, cr6, [pc, #-464] @ e2e484 <__bss_end__@@Base+0x730dd4> │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ mcrvs 15, 3, r5, cr5, cr8, {3} │ │ │ │ │ - rsbsvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r9, r4, ror r2 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e4b0 <__bss_end__@@Base+0x730e00> │ │ │ │ │ - @ instruction: 0x262d0533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e4b8 <__bss_end__@@Base+0x730e08> │ │ │ │ │ + cmnvs r9, r3, lsr fp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - svcvs 0x00727374 │ │ │ │ │ + cmnvc r2, #1073741848 @ 0x40000018 │ │ │ │ │ + rsceq r6, r1, r0, ror #20 │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ rsceq r7, r1, r9, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e4f8 <__bss_end__@@Base+0x730e48> │ │ │ │ │ - svcmi 0x00502432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e500 <__bss_end__@@Base+0x730e50> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svcmi 0x00617262 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ stclvs 6, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e548 <__bss_end__@@Base+0x730e98> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e550 <__bss_end__@@Base+0x730ea0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ cmnvc lr, #440 @ 0x1b8 │ │ │ │ │ cmnvs ip, r3, ror #2 │ │ │ │ │ - @ instruction: 0x665f7072 │ │ │ │ │ - strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ + mcrvs 0, 3, r7, cr1, cr2, {3} │ │ │ │ │ + cmnvs r2, pc, asr r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e580 <__bss_end__@@Base+0x730ed0> │ │ │ │ │ - rsbvc r6, sp, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e588 <__bss_end__@@Base+0x730ed8> │ │ │ │ │ + streq r5, [pc], #-49 @ e2e744 <__bss_end__@@Base+0x731094> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ rsbeq r6, sp, ip, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e5c0 <__bss_end__@@Base+0x730f10> │ │ │ │ │ - @ instruction: 0x66654431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e5c8 <__bss_end__@@Base+0x730f18> │ │ │ │ │ + cmnpl lr, r1, lsr pc │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - svcpl 0x00736e6f │ │ │ │ │ + svcvs 0x00736e6f │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ - @ instruction: 0x512d0574 │ │ │ │ │ - ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e5f8 <__bss_end__@@Base+0x730f48> │ │ │ │ │ - @ instruction: 0x532c0831 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e600 <__bss_end__@@Base+0x730f50> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ ldclvs 3, cr7, [r5, #-432]! @ 0xfffffe50 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e638 <__bss_end__@@Base+0x730f88> │ │ │ │ │ - mcrvs 4, 3, r7, cr1, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e640 <__bss_end__@@Base+0x730f90> │ │ │ │ │ + ldrbpl r2, [r0, #-3890] @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + cmnvc lr, #460 @ 0x1cc │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ stclvs 6, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ - strbtvc r6, [lr], #-357 @ 0xfffffe9b │ │ │ │ │ - subpl r4, sp, r3, ror r9 │ │ │ │ │ + svcvs 0x00746e65 │ │ │ │ │ + cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e688 <__bss_end__@@Base+0x730fd8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e690 <__bss_end__@@Base+0x730fe0> │ │ │ │ │ + @ instruction: 0x06024531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - @ instruction: 0x532c7374 │ │ │ │ │ - ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ │ + stmdbvs r7!, {r2, r4, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ stmdbvs r7!, {r0, r3, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e6d8 <__bss_end__@@Base+0x731028> │ │ │ │ │ - strbtvc r6, [r1], #-3890 @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e6e0 <__bss_end__@@Base+0x731030> │ │ │ │ │ + streq r0, [pc, #-2098] @ e2e06a <__bss_end__@@Base+0x7309ba> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvc lr, #432013312 @ 0x19c00000 │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r2, lr, ror #6 │ │ │ │ │ - stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbsvc r6, r2, #-1207959551 @ 0xb8000001 │ │ │ │ │ + stclcs 14, cr6, [r7, #-420]! @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e720 <__bss_end__@@Base+0x731070> │ │ │ │ │ - ldrbpl r7, [r1, #-1075] @ 0xfffffbcd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e728 <__bss_end__@@Base+0x731078> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ - strbtvc r6, [pc], #-865 @ e2e8f8 <__bss_end__@@Base+0x731248> │ │ │ │ │ + strbtvc r6, [pc], #-865 @ e2e900 <__bss_end__@@Base+0x731250> │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e750 <__bss_end__@@Base+0x7310a0> │ │ │ │ │ - @ instruction: 0x56544b31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e758 <__bss_end__@@Base+0x7310a8> │ │ │ │ │ + rsbseq r6, r2, r1, lsr r1 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ e2e758 <__bss_end__@@Base+0x7310a8> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ e2e760 <__bss_end__@@Base+0x7310b0> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - strbvs r7, [r7, #-878] @ 0xfffffc92 │ │ │ │ │ + ldrbpl r7, [r0], #-878 @ 0xfffffc92 │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ svcpl 0x00786574 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ cmnvs r6, r4, ror #10 │ │ │ │ │ - ldclcs 12, cr6, [r4, #-468]! @ 0xfffffe2c │ │ │ │ │ - svcmi 0x004e5932 │ │ │ │ │ + cmnvs r4, #29952 @ 0x7500 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e7a8 <__bss_end__@@Base+0x7310f8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e7b0 <__bss_end__@@Base+0x731100> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subscs r6, r8, r4, asr r5 │ │ │ │ │ rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - streq r7, [r3], #-1141 @ 0xfffffb8b │ │ │ │ │ + stmdbvs lr!, {r0, r2, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ rsbvc r7, r1, #115 @ 0x73 │ │ │ │ │ rsceq r6, r1, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e7e8 <__bss_end__@@Base+0x731138> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e7f0 <__bss_end__@@Base+0x731140> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbeq r7, r1, r2, ror #4 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ strbvs r6, [r9, -r8, ror #10]! │ │ │ │ │ stccc 4, cr7, [r0], #-416 @ 0xfffffe60 │ │ │ │ │ - mcrvs 14, 3, r3, cr1, cr1, {1} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r3, r1, #784 @ 0x310 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e840 <__bss_end__@@Base+0x731190> │ │ │ │ │ - cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e848 <__bss_end__@@Base+0x731198> │ │ │ │ │ + stcvs 0, cr0, [r4, #-204] @ 0xffffff34 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2889b88 <_edata@@Base+0x636b88> │ │ │ │ │ + bvc 2889b90 <_edata@@Base+0x636b90> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - ldmdbvs r4!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ │ + @ instruction: 0xff004b54 │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ svcpl 0x00797261 │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - stclcs 8, cr7, [pc, #-420]! @ e2e884 <__bss_end__@@Base+0x7311d4> │ │ │ │ │ - andeq r8, r2, r2, lsr r6 │ │ │ │ │ + stmdbvs r7!, {r0, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ + cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e880 <__bss_end__@@Base+0x7311d0> │ │ │ │ │ - rsbcs r6, sp, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e888 <__bss_end__@@Base+0x7311d8> │ │ │ │ │ + strbvs r6, [ip, #-563]! @ 0xfffffdcd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - mrcvs 5, 3, r7, cr4, cr0, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r7, r4, #112, 10 @ 0x1c000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ cmnvs r6, r5, ror #30 │ │ │ │ │ cmpvs pc, r3, ror r4 @ │ │ │ │ │ stmdbvc r1!, {r1, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - tsteq r4, r3, ror r0 │ │ │ │ │ + strbtvc r7, [r9], #-1907 @ 0xfffff88d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e8e0 <__bss_end__@@Base+0x731230> │ │ │ │ │ - orreq r0, r5, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e8e8 <__bss_end__@@Base+0x731238> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - rsbvs r7, r1, #-469762047 @ 0xe4000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r9, ror r3 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ svcpl 0x00676e69 │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - ldclvs 4, cr7, [pc, #-388] @ e2e954 <__bss_end__@@Base+0x7312a4> │ │ │ │ │ - ldrbvc r7, [pc], #-2145 @ e2eadc <__bss_end__@@Base+0x73142c> │ │ │ │ │ + ldclvs 4, cr7, [pc, #-388] @ e2e95c <__bss_end__@@Base+0x7312ac> │ │ │ │ │ + strbvs r7, [lr, -r1, ror #16]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e930 <__bss_end__@@Base+0x731280> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e938 <__bss_end__@@Base+0x731288> │ │ │ │ │ + beq e2ebc0 <__bss_end__@@Base+0x731510> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ stclcs 14, cr6, [r7, #-420]! @ 0xfffffe5c │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - tsteq ip, r1, ror #8 │ │ │ │ │ + ldmdavs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr9, {3} │ │ │ │ │ rsceq r6, r1, r4, ror sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e978 <__bss_end__@@Base+0x7312c8> │ │ │ │ │ - strbvs r6, [r8, #-306]! @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e980 <__bss_end__@@Base+0x7312d0> │ │ │ │ │ + cmnvs r2, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbcs r7, r1, r2, ror #4 │ │ │ │ │ + rsbvc r7, r1, r2, ror #4 │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r4, r6, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r7, lr, #398458880 @ 0x17c00000 │ │ │ │ │ - rsbeq r6, fp, #1552 @ 0x610 │ │ │ │ │ + cdpvs 14, 6, cr6, cr11, cr1, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2e9d0 <__bss_end__@@Base+0x731320> │ │ │ │ │ - cmnvs r2, r2, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2e9d8 <__bss_end__@@Base+0x731328> │ │ │ │ │ + andeq r3, r0, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - rsbvc r7, r1, #482344960 @ 0x1cc00000 │ │ │ │ │ - eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ + svcvs 0x00646e73 │ │ │ │ │ + cmpvs r6, sp, rrx │ │ │ │ │ cmnvc sp, #108, 18 @ 0x1b0000 │ │ │ │ │ ldrbtvc r6, [r3], #-629 @ 0xfffffd8b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ea18 <__bss_end__@@Base+0x731368> │ │ │ │ │ - ldrbvc r6, [pc], #-1841 @ e2ebd4 <__bss_end__@@Base+0x731524> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ea20 <__bss_end__@@Base+0x731370> │ │ │ │ │ + cmnvc r4, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ - strpl r7, [r0, #-884]! @ 0xfffffc8c │ │ │ │ │ - stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + cmnvc r5, #116, 6 @ 0xd0000001 │ │ │ │ │ + rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ rsbscs r6, r4, lr, asr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x7328206c │ │ │ │ │ cmnvs r4, r9, ror lr │ │ │ │ │ cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ strbvs r6, [lr, #-2336]! @ 0xfffff6e0 │ │ │ │ │ stclvs 5, cr7, [r1], #-452 @ 0xfffffe3c │ │ │ │ │ ldmdbcs r9!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ea70 <__bss_end__@@Base+0x7313c0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ea78 <__bss_end__@@Base+0x7313c8> │ │ │ │ │ + stcne 0, cr0, [r0, #-196] @ 0xffffff3c │ │ │ │ │ rsbvc r7, r5, #79 @ 0x4f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ hvcvc 20994 @ 0x5202 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ cmnvc r3, #411041792 @ 0x18800000 │ │ │ │ │ stmdavc r5!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + blvs 268a240 <_edata@@Base+0x437240> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2eaa8 <__bss_end__@@Base+0x7313f8> │ │ │ │ │ - beq e2fd28 <__bss_end__@@Base+0x732678> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2eab0 <__bss_end__@@Base+0x731400> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r6, [lr, #-1383]! @ 0xfffffa99 │ │ │ │ │ stmdbvs ip!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcpl 0x0064657a │ │ │ │ │ rsbvs r6, sp, #108, 2 │ │ │ │ │ svcpl 0x00747265 │ │ │ │ │ - rsbscs r6, r3, r7, ror r5 │ │ │ │ │ + cmnvs r2, r7, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2eae0 <__bss_end__@@Base+0x731430> │ │ │ │ │ - andeq r8, r2, r1, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2eae8 <__bss_end__@@Base+0x731438> │ │ │ │ │ + ldrbvs r6, [pc], #-3121 @ e2eca4 <__bss_end__@@Base+0x7315f4> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #83 @ 0x53 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ cdpvs 15, 7, cr6, cr5, cr14, {3} │ │ │ │ │ rsbseq r6, r9, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2eb28 <__bss_end__@@Base+0x731478> │ │ │ │ │ - strbvs r6, [ip, #-2353]! @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2eb30 <__bss_end__@@Base+0x731480> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + cmnvs r3, #1776 @ 0x6f0 │ │ │ │ │ rsbcs r7, r9, r0, ror r3 │ │ │ │ │ eorseq r3, lr, ip, lsr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2eb68 <__bss_end__@@Base+0x7314b8> │ │ │ │ │ - rsbeq r6, lr, r2, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2eb70 <__bss_end__@@Base+0x7314c0> │ │ │ │ │ + stclvs 6, cr6, [r9], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - strbtvc r7, [pc], #-1393 @ e2ed50 <__bss_end__@@Base+0x7316a0> │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + strbtvc r7, [pc], #-1393 @ e2ed58 <__bss_end__@@Base+0x7316a8> │ │ │ │ │ strbtvc r6, [lr], #-1385 @ 0xfffffa97 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2eba8 <__bss_end__@@Base+0x7314f8> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ebb0 <__bss_end__@@Base+0x731500> │ │ │ │ │ + rsceq r6, r1, r1, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ ldrbtvs r6, [r4], #-370 @ 0xfffffe8e │ │ │ │ │ rsbeq r6, r6, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ebe8 <__bss_end__@@Base+0x731538> │ │ │ │ │ - rsbseq r0, r7, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ebf0 <__bss_end__@@Base+0x731540> │ │ │ │ │ + rsceq r6, r1, r1, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ @ instruction: 0x6e656977 │ │ │ │ │ ldmdbvs pc, {r0, r2, r5, r6, r9, ip, sp, lr}^ @ │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ - rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ec30 <__bss_end__@@Base+0x731580> │ │ │ │ │ - andeq r8, r1, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ec38 <__bss_end__@@Base+0x731588> │ │ │ │ │ + mcrvs 7, 3, r6, cr15, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ e2ec70 <__bss_end__@@Base+0x7315c0> │ │ │ │ │ - andeq r0, r0, r3, lsr r9 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [r4, #-3188]! @ 0xfffff38c │ │ │ │ │ strbtvc r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ec70 <__bss_end__@@Base+0x7315c0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ec78 <__bss_end__@@Base+0x7315c8> │ │ │ │ │ + strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - rsbeq r6, lr, #420 @ 0x1a4 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ e2eccc <__bss_end__@@Base+0x73161c> │ │ │ │ │ - movweq r0, #4146 @ 0x1032 │ │ │ │ │ + ldclvs 1, cr6, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ + rsbcs r6, r5, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ecb8 <__bss_end__@@Base+0x731608> │ │ │ │ │ - @ instruction: 0x56206d33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ecc0 <__bss_end__@@Base+0x731610> │ │ │ │ │ + strbeq r6, [r5, #-3123]! @ 0xfffff3cd │ │ │ │ │ uqsaxvc r6, ip, r3 │ │ │ │ │ subsvc r2, r4, #101 @ 0x65 │ │ │ │ │ svcvs 0x006e6769 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strmi r6, [r0, #-873]! @ 0xfffffc97 │ │ │ │ │ strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stccc 0, cr0, [r0], {50} @ 0x32 │ │ │ │ │ cdpvs 2, 6, cr7, cr15, cr11, {3} │ │ │ │ │ strbvs r6, [fp, #-869]! @ 0xfffffc9b │ │ │ │ │ rsbsvc r5, r0, #456 @ 0x1c8 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ed00 <__bss_end__@@Base+0x731650> │ │ │ │ │ - rsbvs r7, sp, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ed08 <__bss_end__@@Base+0x731658> │ │ │ │ │ + rsbvc r6, pc, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdavs r3!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ed48 <__bss_end__@@Base+0x731698> │ │ │ │ │ - cmnvc r4, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ed50 <__bss_end__@@Base+0x7316a0> │ │ │ │ │ + rsceq r6, r1, r1, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - hvcvc 20994 @ 0x5202 │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldrbmi r6, [r3, -pc, ror #28]! │ │ │ │ │ movtmi r4, #26439 @ 0x6747 │ │ │ │ │ stmdapl r1, {r1, r2, r6, r8, sl, fp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ed88 <__bss_end__@@Base+0x7316d8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ed90 <__bss_end__@@Base+0x7316e0> │ │ │ │ │ + rsbseq r7, r4, r3, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbcs r6, r6, r7, ror #14 │ │ │ │ │ + cmnvs r6, r7, ror #14 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ ldrbvc r7, [r4, #-863]! @ 0xfffffca1 │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ - cmnvs r8, #1593835520 @ 0x5f000000 │ │ │ │ │ - rsbseq r6, r2, r8, ror #2 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2edd0 <__bss_end__@@Base+0x731720> │ │ │ │ │ - andeq r0, r0, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2edd8 <__bss_end__@@Base+0x731728> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbcs r6, r5, r2, ror #24 │ │ │ │ │ - rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldclmi 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ rsbsvc r6, r3, r7, asr #30 │ │ │ │ │ ldrbvc r7, [r3, #-613] @ 0xfffffd9b │ │ │ │ │ - svcvs 0x0073656d │ │ │ │ │ - cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ + blvs 2608574 <_edata@@Base+0x3b5574> │ │ │ │ │ + cdpvs 5, 6, cr6, cr9, cr12, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ee10 <__bss_end__@@Base+0x731760> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ee18 <__bss_end__@@Base+0x731768> │ │ │ │ │ + andeq sl, lr, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - stclvs 2, cr7, [sp, #-404]! @ 0xfffffe6c │ │ │ │ │ + rsbseq r7, r3, r5, ror #4 │ │ │ │ │ rsbvc r7, r9, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r5, #1694498816 @ 0x65000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ee50 <__bss_end__@@Base+0x7317a0> │ │ │ │ │ - blne e884d4 <__bss_end__@@Base+0x78ae24> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ee58 <__bss_end__@@Base+0x7317a8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r3, r5, ror #6 │ │ │ │ │ + strbvs r7, [r6, #-869]! @ 0xfffffc9b │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cmpvs pc, #7104 @ 0x1bc0 │ │ │ │ │ - teqvs r2, #104, 18 @ 0x1a0000 │ │ │ │ │ - ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ + ldrtvc r6, [r2], #-2408 @ 0xfffff698 │ │ │ │ │ + stmdbeq r1, {r9, ip, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ee98 <__bss_end__@@Base+0x7317e8> │ │ │ │ │ - rsbsvc r2, r0, #50 @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2eea0 <__bss_end__@@Base+0x7317f0> │ │ │ │ │ + andeq r0, r9, r2, lsr r8 │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, #25088 @ 0x6200 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbsvs r6, r5, #1840 @ 0x730 │ │ │ │ │ - strbtvs r6, [pc], #-1119 @ e2f07c <__bss_end__@@Base+0x7319cc> │ │ │ │ │ + strbtvs r6, [pc], #-1119 @ e2f084 <__bss_end__@@Base+0x7319d4> │ │ │ │ │ stmdavs r1!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ svcvs 0x00726465 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - cdpvs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ + blhi 284b218 <_edata@@Base+0x5f8218> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2eee0 <__bss_end__@@Base+0x731830> │ │ │ │ │ - @ instruction: 0x67616c33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2eee8 <__bss_end__@@Base+0x731838> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ cmnvs sp, #1680 @ 0x690 │ │ │ │ │ rsceq r6, r1, r2, lsr sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ef20 <__bss_end__@@Base+0x731870> │ │ │ │ │ - mrccc 12, 1, r3, cr2, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ef28 <__bss_end__@@Base+0x731878> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - ldmdbeq r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - andeq r0, r8, #0 │ │ │ │ │ + strbtvs r6, [ip], -r3, ror #4 │ │ │ │ │ + strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2ef68 <__bss_end__@@Base+0x7318b8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2ef70 <__bss_end__@@Base+0x7318c0> │ │ │ │ │ + andeq r0, r0, r3, lsr r8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - subsvs r7, pc, #-1946157055 @ 0x8c000001 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r6, sp, r4, ror r5 │ │ │ │ │ rsbseq r6, r2, r6, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2efa8 <__bss_end__@@Base+0x7318f8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2efb0 <__bss_end__@@Base+0x731900> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - strbtvc r6, [lr], #-3950 @ 0xfffff092 │ │ │ │ │ + rsbeq r6, r5, lr, ror #8 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2efd8 <__bss_end__@@Base+0x731928> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2efe0 <__bss_end__@@Base+0x731930> │ │ │ │ │ + andeq r8, r2, r1, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbscs r6, r9, ip, ror #2 │ │ │ │ │ - ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ + ldrbvc r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvc r3, #104, 10 @ 0x1a000000 │ │ │ │ │ rsbeq r6, lr, r9, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2f018 <__bss_end__@@Base+0x731968> │ │ │ │ │ - rsbseq r0, r7, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2f020 <__bss_end__@@Base+0x731970> │ │ │ │ │ + rsceq r6, r1, r3, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - rsbvs r6, r1, #1589248 @ 0x184000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r1, ror #30 │ │ │ │ │ + stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r0, #-1380]! @ 0xfffffa9c │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr14, {3} │ │ │ │ │ cmnvc r5, #1622016 @ 0x18c000 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2f068 <__bss_end__@@Base+0x7319b8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2f070 <__bss_end__@@Base+0x7319c0> │ │ │ │ │ + andseq r0, r4, #49 @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ + andeq sl, r3, r1, lsr lr │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldrbtvc r6, [r3], #-1375 @ 0xfffffaa1 │ │ │ │ │ strbtvc r6, [r1], #-3433 @ 0xfffff297 │ │ │ │ │ - ldrbvs r7, [pc, #-869] @ e2ef03 <__bss_end__@@Base+0x731853> │ │ │ │ │ + ldrbvs r7, [pc, #-869] @ e2ef0b <__bss_end__@@Base+0x73185b> │ │ │ │ │ strbtvc r6, [r3], #-376 @ 0xfffffe88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2f0c0 <__bss_end__@@Base+0x731a10> │ │ │ │ │ - tsteq r1, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2f0c8 <__bss_end__@@Base+0x731a18> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r6, #1342177286 @ 0x50000006 │ │ │ │ │ rsceq r6, r1, r0, ror #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2f100 <__bss_end__@@Base+0x731a50> │ │ │ │ │ - smladxvc r1, r1, r3, r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2f108 <__bss_end__@@Base+0x731a58> │ │ │ │ │ + ldrbvs r3, [pc, #-1585] @ e2ec93 <__bss_end__@@Base+0x7315e3> │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - andvc r6, r0, #1776 @ 0x6f0 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ ldrbtvs r6, [r6], #-3939 @ 0xfffff09d │ │ │ │ │ rsbeq r6, r6, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2f128 <__bss_end__@@Base+0x731a78> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2f130 <__bss_end__@@Base+0x731a80> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svcvs 0x00726f73 │ │ │ │ │ - cmpvc pc, #1605632 @ 0x188000 │ │ │ │ │ + svccc 0x00726f73 │ │ │ │ │ + strne r0, [r0], #-12 │ │ │ │ │ rsbsvc r7, r0, #102 @ 0x66 │ │ │ │ │ rsceq r6, r1, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e2f168 <__bss_end__@@Base+0x731ab8> │ │ │ │ │ - beq 17efbe8 <__bss_end__@@Base+0x10f2538> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e2f170 <__bss_end__@@Base+0x731ac0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ - cdpvs 0, 6, cr7, cr5, cr15, {3} │ │ │ │ │ - rsceq r6, r1, r2, ror sl │ │ │ │ │ + svcvs 0x00737265 │ │ │ │ │ + strhi r7, [fp], -lr, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ ldrsheq lr, [r4, #-192] @ 0xffffff40 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ cmpeq r4, r8, asr #27 │ │ │ │ │ @@ -1787759,32 +1787531,32 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x612f6c63 │ │ │ │ │ cmnvs r6, ip, ror #14 │ │ │ │ │ rsbeq r2, pc, r3, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3b6504 <__stack_chk_guard@@Base+0x12943c> │ │ │ │ │ + b 3bc974 <__stack_chk_guard@@Base+0x12f8ac> │ │ │ │ │ rsceq r9, r2, r8, ror #29 │ │ │ │ │ - b 3b6518 <__stack_chk_guard@@Base+0x129450> │ │ │ │ │ + b 3bc998 <__stack_chk_guard@@Base+0x12f8d0> │ │ │ │ │ rsceq r9, r2, r8, ror #29 │ │ │ │ │ @ instruction: 0x66332c7e │ │ │ │ │ @ instruction: 0x332c7e2b │ │ │ │ │ rsbvc r2, r7, #417792 @ 0x66000 │ │ │ │ │ andeq r7, r0, r1, ror #18 │ │ │ │ │ @ instruction: 0x66332c7e │ │ │ │ │ @ instruction: 0x332c7e2b │ │ │ │ │ rsbvc r2, r7, #417792 @ 0x66000 │ │ │ │ │ strtvs r7, [sp], -r1, ror #18 │ │ │ │ │ rsbvc r6, pc, #108, 30 @ 0x1b0 │ │ │ │ │ @ instruction: 0x332c7e28 │ │ │ │ │ @ instruction: 0x2c7e2b66 │ │ │ │ │ @ instruction: 0x672a6633 │ │ │ │ │ ldmdbcs r9!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ strbvs r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ ldrbmi r2, [r2, -ip, rrx] │ │ │ │ │ strbvc r2, [r6, #-66]! @ 0xffffffbe │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ eorcs r6, ip, lr, ror r1 │ │ │ │ │ eorcs r6, ip, lr, ror r1 │ │ │ │ │ @@ -1787848,15 +1787620,15 @@ │ │ │ │ │ ldrbvc r6, [r0, #-3689]! @ 0xfffff197 │ │ │ │ │ ldrbtvc r2, [r3], #-116 @ 0xffffff8c │ │ │ │ │ stclvs 5, cr6, [r1, #-456]! @ 0xfffffe38 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ stmdavc r1!, {r5, r8, sl, fp, lr}^ │ │ │ │ │ rsbcs r6, r1, r9, ror #26 │ │ │ │ │ cmnvc r2, #112, 2 │ │ │ │ │ - @ instruction: 0xf7df7265 │ │ │ │ │ + strbtlt r7, [r0], r5, ror #4 │ │ │ │ │ svcmi 0x00f8e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldrne pc, [r4], -pc, asr #4 │ │ │ │ │ ldrbeq pc, [r2], -r0, asr #5 @ │ │ │ │ │ msrcs CPSR_f, #72, 12 @ 0x4800000 │ │ │ │ │ @@ -1789569,30 +1789341,30 @@ │ │ │ │ │ svclt 0x0000e7a2 │ │ │ │ │ andmi pc, r4, r3, asr #12 │ │ │ │ │ rsceq pc, r3, r0, asr #5 │ │ │ │ │ stmialt r8, {ip, sp, lr, pc}^ │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ - sbceq lr, r0, r0, lsr r5 │ │ │ │ │ + sbceq lr, r0, r8, lsl #10 │ │ │ │ │ ldrsbteq r2, [lr], r8 │ │ │ │ │ strheq r1, [r1], #112 @ 0x70 │ │ │ │ │ addeq r5, r0, r0, ror #9 │ │ │ │ │ sbceq lr, r2, r8, ror #8 │ │ │ │ │ sbceq r8, r2, r0, ror r1 │ │ │ │ │ adcseq r2, lr, r0, lsr #15 │ │ │ │ │ adcseq r2, lr, r0, lsr #16 │ │ │ │ │ @ instruction: 0x008054b8 │ │ │ │ │ sbceq r7, r2, r0, asr r3 │ │ │ │ │ adcseq fp, pc, r8, asr r0 @ │ │ │ │ │ adcseq fp, pc, r0, lsr sl @ │ │ │ │ │ umlalseq r9, sl, r0, r9 │ │ │ │ │ adcseq r2, lr, r8, lsr #21 │ │ │ │ │ adcseq r2, lr, r0, lsr fp │ │ │ │ │ - umlalseq r9, pc, r8, r1 @ │ │ │ │ │ + adcseq r9, pc, r0, asr #3 │ │ │ │ │ strdeq r5, [r2], #168 @ 0xa8 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ adcseq r2, lr, r8, ror ip │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ @@ -1796286,15 +1796058,15 @@ │ │ │ │ │ rsceq fp, r7, r8, lsl #24 │ │ │ │ │ rsceq fp, r7, r0, lsr #24 │ │ │ │ │ rsceq fp, r7, r8, lsr ip │ │ │ │ │ rsceq sl, r7, r0, lsr r8 │ │ │ │ │ rsceq fp, r7, r0, asr ip │ │ │ │ │ rsceq fp, r7, r8, ror #24 │ │ │ │ │ rsceq sl, r7, r0, lsl #22 │ │ │ │ │ - strheq sl, [r0], #232 @ 0xe8 │ │ │ │ │ + sbceq sl, r0, r8, lsl #30 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ strdeq sl, [r7], #224 @ 0xe0 @ │ │ │ │ │ smlaleq fp, r7, r8, ip │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ rsceq fp, r7, r8, asr #7 │ │ │ │ │ sbceq sp, r1, r0, lsr r0 │ │ │ │ │ sbceq r4, r3, r8, lsl #25 │ │ │ │ │ @@ -1796495,19 +1796267,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ rsbcc r7, r3, #100, 2 │ │ │ │ │ svcvs 0x002e6635 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3beb9c <__stack_chk_guard@@Base+0x131ad4> │ │ │ │ │ + b 3c4c88 <__stack_chk_guard@@Base+0x137bc0> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3beb9c <__stack_chk_guard@@Base+0x131ad4> │ │ │ │ │ + b 3c4c70 <__stack_chk_guard@@Base+0x137ba8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3bebb4 <__stack_chk_guard@@Base+0x131aec> │ │ │ │ │ + b 3c4cb4 <__stack_chk_guard@@Base+0x137bec> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvc r5, #-1073741808 @ 0xc0000010 │ │ │ │ │ @ instruction: 0x53207365 │ │ │ │ │ cmpmi ip, r3, asr #2 │ │ │ │ │ cmpmi sp, r2, asr lr │ │ │ │ │ stmdapl r9, {r2, r4, r6, r9, ip, lr}^ │ │ │ │ │ @ instruction: 0x2c315b28 │ │ │ │ │ @@ -1797782,15 +1797554,15 @@ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ tsteq sl, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011a67d8 │ │ │ │ │ sbceq r3, r0, r0, lsr #17 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #23 │ │ │ │ │ strdeq lr, [r2], #128 @ 0x80 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ sbceq lr, r2, r8, asr #22 │ │ │ │ │ sbceq r8, r3, r8, lsr r7 │ │ │ │ │ sbceq r8, r3, r0, ror #14 │ │ │ │ │ cmpeq r1, r0, lsr sl │ │ │ │ │ @@ -1803305,15 +1803077,15 @@ │ │ │ │ │ streq r0, [pc, #-2116] @ e40a74 <__bss_end__@@Base+0x7433c4> │ │ │ │ │ svcmi 0x0055512d │ │ │ │ │ tsteq pc, r4, asr r5 @ │ │ │ │ │ svceq 0x000a542d │ │ │ │ │ ldrbpl r2, [r0, #-3847] @ 0xfffff0f9 │ │ │ │ │ svcmi 0x00525054 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ - rsceq fp, r1, r8, lsr #28 │ │ │ │ │ + strhteq fp, [r1], #232 @ 0xe8 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ @@ -1805186,19 +1804958,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbvs r7, [r1, -r4, ror #2]! │ │ │ │ │ rsbeq r2, pc, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3c737c <__stack_chk_guard@@Base+0x13a2b4> │ │ │ │ │ + b 3cd494 <__stack_chk_guard@@Base+0x1403cc> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3c7390 <__stack_chk_guard@@Base+0x13a2c8> │ │ │ │ │ + b 3cd4d8 <__stack_chk_guard@@Base+0x140410> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3c7394 <__stack_chk_guard@@Base+0x13a2cc> │ │ │ │ │ + b 3cd4c4 <__stack_chk_guard@@Base+0x1403fc> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff99a254 <_edata@@Base+0xfd747254> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf6440ff8 │ │ │ │ │ vrsra.s64 d23, d28, #64 │ │ │ │ │ @ instruction: 0xf8d303e4 │ │ │ │ │ @@ -1807219,61 +1806991,61 @@ │ │ │ │ │ sbceq sl, r3, r0, lsl #26 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ addeq ip, r0, r0, asr #28 │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ adcseq sl, ip, r0, asr r3 │ │ │ │ │ tsteq sl, r8, lsr fp @ │ │ │ │ │ addeq r7, r1, r8, asr r0 │ │ │ │ │ - adcseq r9, pc, r0, ror fp @ │ │ │ │ │ - adcseq sl, ip, r8, lsl #15 │ │ │ │ │ + umlalseq r9, pc, r8, fp @ │ │ │ │ │ + adcseq sl, ip, r0, ror #14 │ │ │ │ │ adcseq sl, pc, r8, lsl #20 │ │ │ │ │ - adcseq r9, pc, r8, lsr #31 │ │ │ │ │ + ldrsbteq r9, [pc], r0 │ │ │ │ │ strheq r2, [r0], #112 @ 0x70 │ │ │ │ │ addeq r5, r1, r8, lsr #1 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x011ae5d8 │ │ │ │ │ @ instruction: 0x011ae5f0 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq r2, r4, r0, ror #14 │ │ │ │ │ strdeq r2, [r1], #88 @ 0x58 │ │ │ │ │ - sbceq fp, r2, r0, asr #3 │ │ │ │ │ + sbceq fp, r2, r8, ror #3 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ sbceq ip, r2, r0, lsl r2 │ │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ │ sbceq r8, r0, r0, lsl #21 │ │ │ │ │ tsteq sl, r0, lsr #12 │ │ │ │ │ @ instruction: 0x011b02f8 │ │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ │ sbceq pc, r0, r0, lsl r2 @ │ │ │ │ │ - sbceq r1, r0, r8, lsl r4 │ │ │ │ │ + sbceq r1, r0, r0, asr #8 │ │ │ │ │ sbceq ip, r2, r8, asr r0 │ │ │ │ │ adcseq lr, pc, r8, ror #8 │ │ │ │ │ sbceq r2, r0, r8, lsl #25 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011b07d8 │ │ │ │ │ adcseq r9, fp, r8, lsl #10 │ │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ │ - adcseq ip, pc, r0, ror fp @ │ │ │ │ │ + adcseq ip, pc, r0, asr #23 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ - adcseq r9, pc, r0, asr #3 │ │ │ │ │ + umlalseq r9, pc, r8, r1 @ │ │ │ │ │ adcseq sl, pc, r8, ror #23 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ - adcseq sl, pc, r8, ror r8 @ │ │ │ │ │ + adcseq sl, pc, r0, lsr #17 │ │ │ │ │ adcseq fp, pc, r8, ror #13 │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ strdeq r8, [r2], #8 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ @ instruction: 0x011ae398 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ @@ -1811614,37 +1811386,37 @@ │ │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ │ blge e666f4 <__bss_end__@@Base+0x769044> │ │ │ │ │ @ instruction: 0x01a72401 │ │ │ │ │ stceq 0, cr0, [r3, #-0] │ │ │ │ │ blge e67138 <__bss_end__@@Base+0x769a88> │ │ │ │ │ blx ff99256a <_edata@@Base+0xfd73f56a> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ ldrdeq r9, [r4], #80 @ 0x50 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r9, [r4], #92 @ 0x5c @ │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strdeq r9, [r4], #88 @ 0x58 @ │ │ │ │ │ vsubw.s8 q8, q0, d0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ldc 6, cr14, [sp, #812] @ 0x32c │ │ │ │ │ rsceq r9, r4, r4, lsl #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vsqrt.f64 d23, d6 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0xf7ffe621 │ │ │ │ │ @ instruction: 0x4601fffe │ │ │ │ │ strb r4, [r6, #1539]! @ 0x603 │ │ │ │ │ @ instruction: 0xfffef7ff │ │ │ │ │ strmi r4, [r4], -r5, lsl #12 │ │ │ │ │ @@ -1811652,25 +1811424,25 @@ │ │ │ │ │ @ instruction: 0xf7ff7b3a │ │ │ │ │ ldc 15, cr15, [sp, #1016] @ 0x3f8 │ │ │ │ │ @ instruction: 0xe7977b3a │ │ │ │ │ blx ffaf5ac0 <_edata@@Base+0xfd8a2ac0> │ │ │ │ │ bcs ec6068 <__bss_end__@@Base+0x7c89b8> │ │ │ │ │ @ instruction: 0xf04fd02a │ │ │ │ │ @ instruction: 0x46034050 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ │ tsteq r8, r8, asr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, lr │ │ │ │ │ @ instruction: 0xd00f43b4 │ │ │ │ │ andle r0, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x61bcf64b │ │ │ │ │ mvneq pc, r0, asr #5 │ │ │ │ │ ldrdeq pc, [r4], #129 @ 0x81 @ │ │ │ │ │ ldcllt 0, cr15, [r4], #8 │ │ │ │ │ @ instruction: 0x63bcf64b │ │ │ │ │ mvneq pc, #192, 4 │ │ │ │ │ orrvc pc, r0, r3, lsl #10 │ │ │ │ │ @@ -1816370,37 +1816142,37 @@ │ │ │ │ │ streq r4, [pc], #-1364 @ e4e0a4 <__bss_end__@@Base+0x7509f4> │ │ │ │ │ ldrbmi r4, [r3, #-1580] @ 0xfffff9d4 │ │ │ │ │ streq r0, [pc, #-2388] @ e4d758 <__bss_end__@@Base+0x7500a8> │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ bleq 11e3a0c <__bss_end__@@Base+0xae635c> │ │ │ │ │ blx ff9970ea <_edata@@Base+0xfd7440ea> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ rsceq lr, r4, r0, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq lr, r4, ip, asr r1 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ rsceq lr, r4, r8, ror r1 │ │ │ │ │ andeq pc, r0, r4, ror #20 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq lr, r4, r4, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r6, ip, lsl r2 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ subspl r4, r3, ip, asr #18 │ │ │ │ │ ... │ │ │ │ │ mcrmi 15, 2, r4, cr7, cr2, {2} │ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ │ @ instruction: 0x56544553 │ │ │ │ │ stmdaeq r0, {r1, r2, r4, r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x512d050f │ │ │ │ │ @@ -1816408,25 +1816180,25 @@ │ │ │ │ │ stmdbcc lr!, {r0, r2, r3, r4, ip, sp} │ │ │ │ │ streq r0, [pc, #-2345] @ e4d8ab <__bss_end__@@Base+0x7501fb> │ │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ │ tsteq lr, r6, asr r6 │ │ │ │ │ stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ strbpl r5, [pc], #-1361 @ e4e1e4 <__bss_end__@@Base+0x750b34> │ │ │ │ │ cdpcs 13, 3, cr1, cr3, cr5, {2} │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x01194fb0 │ │ │ │ │ tsteq r6, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ andle r9, r0, r0, lsl #7 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ bl ff9a541c <_edata@@Base+0xfd75241c> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, , q8 │ │ │ │ │ vorr.i32 d17, #262144 @ 0x00040000 │ │ │ │ │ @ instruction: 0xf6480552 │ │ │ │ │ vsubw.s8 q9, q0, d24 │ │ │ │ │ @@ -1817855,15 +1817627,15 @@ │ │ │ │ │ ldmiblt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ rsbseq pc, r4, pc, asr #12 │ │ │ │ │ rsceq pc, r4, r0, asr #5 │ │ │ │ │ stmialt r2, {ip, sp, lr, pc}^ │ │ │ │ │ rsceq r0, r9, r8, ror r8 │ │ │ │ │ smlaleq r0, r9, r0, r8 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ - sbceq r4, r0, r0, lsl #1 │ │ │ │ │ + sbceq r4, r0, r8, lsr #1 │ │ │ │ │ ldrsheq pc, [r4], #48 @ 0x30 @ │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ addeq r2, r0, r8, asr #12 │ │ │ │ │ rsceq r0, r9, r8, lsl #18 │ │ │ │ │ rsceq r0, r9, r8, lsr r9 │ │ │ │ │ rsceq r0, r9, r0, asr r9 │ │ │ │ │ @@ -1818073,19 +1817845,19 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbvc r7, [r1, -r4, ror #2]! │ │ │ │ │ svcvs 0x002e6566 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3d3f48 <__stack_chk_guard@@Base+0x146e80> │ │ │ │ │ + b 3da0a4 <__stack_chk_guard@@Base+0x14cfdc> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3d3f60 <__stack_chk_guard@@Base+0x146e98> │ │ │ │ │ + b 3da0dc <__stack_chk_guard@@Base+0x14d014> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3d3f64 <__stack_chk_guard@@Base+0x146e9c> │ │ │ │ │ + b 3da0d8 <__stack_chk_guard@@Base+0x14d010> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r2, r0, r8, lsl #3 │ │ │ │ │ sbcseq r0, sp, r0, asr #29 │ │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ │ strtpl r0, [pc], #-2575 @ e4fc14 <__bss_end__@@Base+0x752564> │ │ │ │ │ movtpl r4, #57682 @ 0xe152 │ │ │ │ │ ldrbmi r4, [r4, #-332] @ 0xfffffeb4 │ │ │ │ │ @@ -1820129,40 +1819901,40 @@ │ │ │ │ │ subspl r5, r0, #1426063360 @ 0x55000000 │ │ │ │ │ svceq 0x0008504f │ │ │ │ │ ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ svceq 0x0045544f │ │ │ │ │ stcmi 15, cr2, [r4], #-20 @ 0xffffffec │ │ │ │ │ blx ff99ac3a <_edata@@Base+0xfd747c3a> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbmi r0, [ip], -r0, lsl #22 │ │ │ │ │ blne ed1c4c <__bss_end__@@Base+0x7d459c> │ │ │ │ │ rsceq r1, r5, r0, lsr #25 │ │ │ │ │ rsbvc r6, sp, fp, lsl #6 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ rsbeq r6, r8, fp, lsl #6 │ │ │ │ │ rsceq r1, r5, ip, lsr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andseq r0, r0, #115 @ 0x73 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ mrccs 2, 0, r0, cr2, cr1, {0} │ │ │ │ │ bleq e51c9c <__bss_end__@@Base+0x7545ec> │ │ │ │ │ andseq r0, r2, #99 @ 0x63 │ │ │ │ │ andeq r5, r9, pc │ │ │ │ │ strbtvc r0, [r8], #-2816 @ 0xfffff500 │ │ │ │ │ strne r1, [r2], #-768 @ 0xfffffd00 │ │ │ │ │ muleq r0, lr, r9 │ │ │ │ │ strne r6, [r0], #-267 @ 0xfffffef5 │ │ │ │ │ beq 2cd5ca0 <_edata@@Base+0xa82ca0> │ │ │ │ │ strvc r0, [fp], -r0 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ andeq r0, r0, r3, ror #22 │ │ │ │ │ ... │ │ │ │ │ vaddvs.f64 d16, d2, d0 │ │ │ │ │ andseq r0, fp, #100 @ 0x64 │ │ │ │ │ andseq sp, r2, r1, lsl r6 │ │ │ │ │ ldrbtvc r0, [r2], #-2816 @ 0xfffff500 │ │ │ │ │ strne r1, [r2], #-3072 @ 0xfffff400 │ │ │ │ │ @@ -1820180,15 +1819952,15 @@ │ │ │ │ │ andeq r1, r0, ip, lsl r6 │ │ │ │ │ cdpvs 3, 6, cr7, cr6, cr11, {0} │ │ │ │ │ svceq 0x00022100 │ │ │ │ │ andeq r1, r0, r9, ror #13 │ │ │ │ │ cdpvs 6, 6, cr7, cr6, cr11, {0} │ │ │ │ │ svceq 0x00022200 │ │ │ │ │ muleq r0, r9, r7 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x01114e90 │ │ │ │ │ smlabbeq lr, r8, r2, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andle pc, r1, r0, ror #7 │ │ │ │ │ @@ -1822254,15 +1822026,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ cmnvs sp, r3, ror #30 │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ │ andeq r2, r0, r0, ror sp │ │ │ │ │ - b 3d8328 <__stack_chk_guard@@Base+0x14b260> │ │ │ │ │ + b 3de734 <__stack_chk_guard@@Base+0x15166c> │ │ │ │ │ strhteq ip, [r4], #0 │ │ │ │ │ ldrbtvc r2, [r3], #-97 @ 0xffffff9f │ │ │ │ │ @ instruction: 0x676e6972 │ │ │ │ │ rsbscs r6, r2, r0, lsr #30 │ │ │ │ │ rsbvs r7, sp, #1884160 @ 0x1cc000 │ │ │ │ │ rsbcs r6, r5, pc, ror #24 │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr2, {1} │ │ │ │ │ @@ -1822349,15 +1822121,15 @@ │ │ │ │ │ svcmi 0x004c4f43 │ │ │ │ │ cmpmi r2, r2, asr pc │ │ │ │ │ ldmdbmi r4, {r2, r4, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ rscseq r5, r3, r3, asr #6 │ │ │ │ │ strbmi r4, [pc, -r4, lsr #28] │ │ │ │ │ subcc r4, r4, #1343488 @ 0x148000 │ │ │ │ │ rscseq r2, r3, r4, asr #4 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ strbmi r4, [pc, -r4, lsr #28] │ │ │ │ │ subcc r4, r4, #1343488 @ 0x148000 │ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mcrrmi 14, 2, r4, pc, cr4 │ │ │ │ │ cdpmi 7, 4, cr4, cr5, cr5, {2} │ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ │ @@ -1822583,15 +1822355,15 @@ │ │ │ │ │ rsbscs r7, r4, r5, ror r3 │ │ │ │ │ strvs r6, [r0, #-1378]! @ 0xfffffa9e │ │ │ │ │ strbvs r7, [r8, #-1129]! @ 0xfffffb97 │ │ │ │ │ rsbsvc r2, r4, #114 @ 0x72 │ │ │ │ │ svcvs 0x00206575 │ │ │ │ │ smcvs 25090 @ 0x6202 │ │ │ │ │ cdpcs 3, 6, cr7, cr5, cr12, {3} │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ movtmi r4, #32588 @ 0x7f4c │ │ │ │ │ strbmi r4, [r2, #-3407] @ 0xfffff2b1 │ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x0050484c │ │ │ │ │ rsceq r0, r0, r0, asr r6 │ │ │ │ │ stmdbmi r7, {r2, r3, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ @@ -1822814,45 +1822586,45 @@ │ │ │ │ │ subpl r5, r5, #1409286145 @ 0x54000001 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc, #-396]! @ e5456c <__bss_end__@@Base+0x756ebc> │ │ │ │ │ strbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ rsbcs r2, pc, r3, ror lr @ │ │ │ │ │ cdpvs 2, 6, cr6, cr9, cr2, {1} │ │ │ │ │ - b 3d8ea8 <__stack_chk_guard@@Base+0x14bde0> │ │ │ │ │ + b 3df708 <__stack_chk_guard@@Base+0x152640> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8edc <__stack_chk_guard@@Base+0x14be14> │ │ │ │ │ + b 3df76c <__stack_chk_guard@@Base+0x1526a4> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8e00 <__stack_chk_guard@@Base+0x14bd38> │ │ │ │ │ + b 3df590 <__stack_chk_guard@@Base+0x1524c8> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8ee8 <__stack_chk_guard@@Base+0x14be20> │ │ │ │ │ + b 3df774 <__stack_chk_guard@@Base+0x1526ac> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8e94 <__stack_chk_guard@@Base+0x14bdcc> │ │ │ │ │ + b 3df6b0 <__stack_chk_guard@@Base+0x1525e8> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8dd8 <__stack_chk_guard@@Base+0x14bd10> │ │ │ │ │ + b 3df528 <__stack_chk_guard@@Base+0x152460> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8eb8 <__stack_chk_guard@@Base+0x14bdf0> │ │ │ │ │ + b 3df6f0 <__stack_chk_guard@@Base+0x152628> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8ea0 <__stack_chk_guard@@Base+0x14bdd8> │ │ │ │ │ + b 3df6b0 <__stack_chk_guard@@Base+0x1525e8> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8eac <__stack_chk_guard@@Base+0x14bde4> │ │ │ │ │ + b 3df6c8 <__stack_chk_guard@@Base+0x152600> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8f00 <__stack_chk_guard@@Base+0x14be38> │ │ │ │ │ + b 3df774 <__stack_chk_guard@@Base+0x1526ac> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8e40 <__stack_chk_guard@@Base+0x14bd78> │ │ │ │ │ + b 3df5d4 <__stack_chk_guard@@Base+0x15250c> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8eb8 <__stack_chk_guard@@Base+0x14bdf0> │ │ │ │ │ + b 3df6c0 <__stack_chk_guard@@Base+0x1525f8> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8f0c <__stack_chk_guard@@Base+0x14be44> │ │ │ │ │ + b 3df770 <__stack_chk_guard@@Base+0x1526a8> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8f2c <__stack_chk_guard@@Base+0x14be64> │ │ │ │ │ + b 3df7ac <__stack_chk_guard@@Base+0x1526e4> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8f50 <__stack_chk_guard@@Base+0x14be88> │ │ │ │ │ + b 3df7ec <__stack_chk_guard@@Base+0x152724> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ - b 3d8e90 <__stack_chk_guard@@Base+0x14bdc8> │ │ │ │ │ + b 3df64c <__stack_chk_guard@@Base+0x152584> │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ subpl r4, sp, r3, asr #30 │ │ │ │ │ bcs 2465cbc <_edata@@Base+0x212cbc> │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ @@ -1823346,15 +1823118,15 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ cmnvc r4, #396 @ 0x18c │ │ │ │ │ cdpcs 6, 6, cr6, cr14, cr11, {3} │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3d9450 <__stack_chk_guard@@Base+0x14c388> │ │ │ │ │ + b 3df874 <__stack_chk_guard@@Base+0x1527ac> │ │ │ │ │ strhteq ip, [r4], #0 │ │ │ │ │ stclvs 12, cr6, [r1, #-368]! @ 0xfffffe90 │ │ │ │ │ rsbeq r6, r1, r2, ror #8 │ │ │ │ │ @ instruction: 0x66656c5c │ │ │ │ │ rsceq r2, r4, r4, ror r8 │ │ │ │ │ @ instruction: 0x6769725c │ │ │ │ │ eoreq r7, r9, r8, ror #8 │ │ │ │ │ @@ -1823900,17 +1823672,17 @@ │ │ │ │ │ stclcs 14, cr4, [r7, #-448] @ 0xfffffe40 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ stcvs 12, cr6, [pc], #-396 @ e55664 <__bss_end__@@Base+0x757fb4> │ │ │ │ │ cmnvs r6, r5, ror #6 │ │ │ │ │ stclcs 14, cr2, [pc, #-396]! @ e5566c <__bss_end__@@Base+0x757fbc> │ │ │ │ │ cdpcs 13, 3, cr1, cr0, cr10, {1} │ │ │ │ │ - b 3d9d10 <__stack_chk_guard@@Base+0x14cc48> │ │ │ │ │ + b 3e0144 <__stack_chk_guard@@Base+0x15307c> │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ - b 3d9d0c <__stack_chk_guard@@Base+0x14cc44> │ │ │ │ │ + b 3e013c <__stack_chk_guard@@Base+0x153074> │ │ │ │ │ rsceq r6, r3, r8, ror #2 │ │ │ │ │ movtpl r4, #37924 @ 0x9424 │ │ │ │ │ stmdbpl r1, {r4, r6, sl, fp, lr}^ │ │ │ │ │ subpl r4, pc, #99614720 @ 0x5f00000 │ │ │ │ │ svcpl 0x0054414d │ │ │ │ │ ldrbmi r4, [r4, #-3657] @ 0xfffff1b7 │ │ │ │ │ mcrrmi 14, 5, r4, r1, cr2 │ │ │ │ │ @@ -1824008,27 +1823780,27 @@ │ │ │ │ │ sbcseq r4, lr, r4, asr fp │ │ │ │ │ cmpmi lr, sp, asr #10 │ │ │ │ │ mrrcmi 9, 5, r5, r0, cr2 @ │ │ │ │ │ @ instruction: 0x462d5355 │ │ │ │ │ rsceq r5, r5, ip, ror #19 │ │ │ │ │ cmpmi lr, sp, asr #10 │ │ │ │ │ stmdbmi sp, {r1, r4, r6, r8, fp, ip, lr}^ │ │ │ │ │ - @ instruction: 0xf753554e │ │ │ │ │ + ldrblt r5, [r3], -lr, asr #10 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ strbpl r4, [r6], #-1356 @ 0xfffffab4 │ │ │ │ │ sbcseq r4, lr, r0, asr #23 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ cmnvc r5, #114 @ 0x72 │ │ │ │ │ strtvs r6, [r0], -r5, ror #8 │ │ │ │ │ strtvs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ ldmdbvs r7!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ eorvs r6, r0, #28835840 @ 0x1b80000 │ │ │ │ │ cmnvc r5, #7274496 @ 0x6f0000 │ │ │ │ │ - @ instruction: 0xf7df482e │ │ │ │ │ + strbtlt r5, [r0], lr, lsr #16 │ │ │ │ │ svceq 0x00064554 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ sbcseq r4, lr, r0, asr #23 │ │ │ │ │ stmdapl pc, {r2, r5, r9, lr}^ @ │ │ │ │ │ subpl r4, r1, #4390912 @ 0x430000 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ sbcseq r4, lr, r0, asr #23 │ │ │ │ │ @@ -1825687,354 +1825459,356 @@ │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ strbpl r4, [r9], #-3699 @ 0xfffff18d │ │ │ │ │ stclcs 1, cr4, [ip, #-292] @ 0xfffffedc │ │ │ │ │ + strbtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ + rsceq sp, r2, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57240 <__bss_end__@@Base+0x759b90> │ │ │ │ │ - @ instruction: 0x56565431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57248 <__bss_end__@@Base+0x759b98> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - stclvs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ - rsbsvc r6, r4, r5, ror #28 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r7, r4, pc, ror #10 │ │ │ │ │ @ instruction: 0x665f7475 │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ svcvs 0x00665f74 │ │ │ │ │ strbvs r5, [r8, #-3954]! @ 0xfffff08e │ │ │ │ │ - cdpvs 0, 6, cr7, cr15, cr12, {3} │ │ │ │ │ + cmpvs r6, ip, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57298 <__bss_end__@@Base+0x759be8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e572a0 <__bss_end__@@Base+0x759bf0> │ │ │ │ │ + cmnvc r4, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ svcvs 0x0072657a │ │ │ │ │ ldmdbvs r5!, {r0, r2, r5, r6, r8, ip, sp, lr}^ │ │ │ │ │ - cmnvs lr, #494927872 @ 0x1d800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr6, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e572d8 <__bss_end__@@Base+0x759c28> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e572e0 <__bss_end__@@Base+0x759c30> │ │ │ │ │ + cmnvs r5, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r7, [r5], #-592 @ 0xfffffdb0 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + mrrcmi 3, 6, r7, r0, cr5 │ │ │ │ │ cmnvs r4, r4, ror #2 │ │ │ │ │ stclvs 6, cr6, [r9], #-380 @ 0xfffffe84 │ │ │ │ │ cmnvs lr, r5, ror #30 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + rsbscs r6, r2, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57320 <__bss_end__@@Base+0x759c70> │ │ │ │ │ - cmnvs sp, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57328 <__bss_end__@@Base+0x759c78> │ │ │ │ │ + svceq 0x00085432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r6, [lr], -r3, ror #2 │ │ │ │ │ rsbeq r7, sp, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57358 <__bss_end__@@Base+0x759ca8> │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57360 <__bss_end__@@Base+0x759cb0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbtpl r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ + ldrbmi r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + strtpl r0, [pc], #-3343 @ e57544 <__bss_end__@@Base+0x759e94> │ │ │ │ │ svcvs 0x006e6962 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57398 <__bss_end__@@Base+0x759ce8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e573a0 <__bss_end__@@Base+0x759cf0> │ │ │ │ │ + streq r0, [pc], #-2353 @ e5755c <__bss_end__@@Base+0x759eac> │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ ldrbvs r6, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ │ rsceq r7, r2, ip, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e573c8 <__bss_end__@@Base+0x759d18> │ │ │ │ │ - rsbvc r6, pc, #205520896 @ 0xc400000 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e57588 <__bss_end__@@Base+0x759ed8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e573d0 <__bss_end__@@Base+0x759d20> │ │ │ │ │ + ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e57590 <__bss_end__@@Base+0x759ee0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ svcvs 0x005f6574 │ │ │ │ │ - mrceq 5, 3, r6, cr2, cr6, {3} │ │ │ │ │ + mrcvs 5, 3, r6, cr2, cr6, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e573f8 <__bss_end__@@Base+0x759d48> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57400 <__bss_end__@@Base+0x759d50> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stclcs 14, cr6, [pc, #-444]! @ e57424 <__bss_end__@@Base+0x759d74> │ │ │ │ │ - @ instruction: 0x56565431 │ │ │ │ │ + cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ cmpvs pc, r4, ror r5 @ │ │ │ │ │ rsbvc r7, r5, #108, 8 @ 0x6c000000 │ │ │ │ │ cmncc r5, lr, ror #10 │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57450 <__bss_end__@@Base+0x759da0> │ │ │ │ │ - @ instruction: 0x66666932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57458 <__bss_end__@@Base+0x759da8> │ │ │ │ │ + @ instruction: 0x6c616932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stmdbmi ip, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r6!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ rsceq r6, r2, lr, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57490 <__bss_end__@@Base+0x759de0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57498 <__bss_end__@@Base+0x759de8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - stmdbvs r5!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr6, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ + @ instruction: 0x67207432 │ │ │ │ │ ldrbtvc r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ rsceq r6, r2, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e574d0 <__bss_end__@@Base+0x759e20> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e574d8 <__bss_end__@@Base+0x759e28> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrmi 4, 2, r5, cr13, cr3, {3} │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57518 <__bss_end__@@Base+0x759e68> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57520 <__bss_end__@@Base+0x759e70> │ │ │ │ │ + cmnvs r3, #819200 @ 0xc8000 │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + stmdbeq pc, {r1, r4, r6, r9, fp} @ │ │ │ │ │ ldclvs 0, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ rsceq r3, r2, r9, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57548 <__bss_end__@@Base+0x759e98> │ │ │ │ │ - strbvs r6, [r3, #-306]! @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57550 <__bss_end__@@Base+0x759ea0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - ldrbvs r7, [r6, #-878]! @ 0xfffffc92 │ │ │ │ │ + rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ rsceq r7, r2, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57590 <__bss_end__@@Base+0x759ee0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57598 <__bss_end__@@Base+0x759ee8> │ │ │ │ │ + svcvs 0x00742031 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbpl r6, [r5, -pc, ror #28] │ │ │ │ │ - ldclcs 5, cr4, [r4, #-272] @ 0xfffffef0 │ │ │ │ │ + stmdbvs ip!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbvs r5, [r3, #-3937]! @ 0xfffff09f │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ cmnvc r5, #1520 @ 0x5f0 │ │ │ │ │ svcpl 0x00646574 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e575e0 <__bss_end__@@Base+0x759f30> │ │ │ │ │ - strbmi r5, [r4, #-1843] @ 0xfffff8cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e575e8 <__bss_end__@@Base+0x759f38> │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - svccs 0x00747570 │ │ │ │ │ + ldclvs 5, cr7, [r4, #-448]! @ 0xfffffe40 │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ ldrbvs r6, [r8, #-2416]! @ 0xfffff690 │ │ │ │ │ - ldmdbvs r2!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ + stmdbvc r8, {r2, r3, r5, r6, sp}^ │ │ │ │ │ + rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57638 <__bss_end__@@Base+0x759f88> │ │ │ │ │ - mrcvs 6, 3, r4, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57640 <__bss_end__@@Base+0x759f90> │ │ │ │ │ + movweq r7, #62259 @ 0xf333 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbpl r5, [r5], #-50 @ 0xffffffce │ │ │ │ │ cmnvs r2, r0, ror r1 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ cmpvc pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ smcvs 26405 @ 0x6725 │ │ │ │ │ - cdpvs 5, 6, cr6, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #415236096 @ 0x18c00000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57688 <__bss_end__@@Base+0x759fd8> │ │ │ │ │ - rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57690 <__bss_end__@@Base+0x759fe0> │ │ │ │ │ + rsbvc r6, pc, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r7, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ stclvs 5, cr7, [r1], #-452 @ 0xfffffe3c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e576c0 <__bss_end__@@Base+0x75a010> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e576c8 <__bss_end__@@Base+0x75a018> │ │ │ │ │ + strbvs r2, [r7, #-49] @ 0xffffffcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ e576d4 <__bss_end__@@Base+0x75a024> │ │ │ │ │ - stmdbeq pc, {r1, r4, r5, r8, sl, lr} @ │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ rsbeq r6, r2, r2, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57700 <__bss_end__@@Base+0x75a050> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57708 <__bss_end__@@Base+0x75a058> │ │ │ │ │ + strbvs r7, [ip, #-1329]! @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stclcs 14, cr6, [pc, #-444]! @ e5772c <__bss_end__@@Base+0x75a07c> │ │ │ │ │ - svccs 0x00190f31 │ │ │ │ │ + cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57748 <__bss_end__@@Base+0x75a098> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57750 <__bss_end__@@Base+0x75a0a0> │ │ │ │ │ + stclvs 15, cr6, [sp, #-196]! @ 0xffffff3c │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stclvs 4, cr7, [r9, #-460]! @ 0xfffffe34 │ │ │ │ │ + stccs 15, cr0, [r5, #-460] @ 0xfffffe34 │ │ │ │ │ strbtvc r6, [r7], #-3169 @ 0xfffff39f │ │ │ │ │ strbvs r6, [r3, #-370]! @ 0xfffffe8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57780 <__bss_end__@@Base+0x75a0d0> │ │ │ │ │ - mrrcmi 13, 3, r4, r0, cr1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57788 <__bss_end__@@Base+0x75a0d8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1826043,48 +1825817,48 @@ │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e577c8 <__bss_end__@@Base+0x75a118> │ │ │ │ │ - stmdaeq r5, {r1, r4, r5, r9, sl, fp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e577d0 <__bss_end__@@Base+0x75a120> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr2, {1} │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ - streq r0, [pc, #-2163] @ e57131 <__bss_end__@@Base+0x759a81> │ │ │ │ │ + stclvs 12, cr6, [r5], #-392 @ 0xfffffe78 │ │ │ │ │ + rsbvc r5, ip, r5, ror #30 │ │ │ │ │ ldrbvs r6, [r6, #-1394]! @ 0xfffffa8e │ │ │ │ │ rsbeq r7, r5, r2, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57800 <__bss_end__@@Base+0x75a150> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57808 <__bss_end__@@Base+0x75a158> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - ldrbmi r6, [r8, #-1395]! @ 0xfffffa8d │ │ │ │ │ - streq r0, [pc, #-1799] @ e572dd <__bss_end__@@Base+0x759c2d> │ │ │ │ │ + @ instruction: 0x776f6873 │ │ │ │ │ + @ instruction: 0x6764655f │ │ │ │ │ stmdbvs ip!, {r0, r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r9, #-1652]! @ 0xfffff98c │ │ │ │ │ - ldrbmi r6, [r3, #-1132] @ 0xfffffb94 │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57848 <__bss_end__@@Base+0x75a198> │ │ │ │ │ - strbpl r4, [pc], #-561 @ e57a04 <__bss_end__@@Base+0x75a354> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57850 <__bss_end__@@Base+0x75a1a0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1826093,48 +1825867,48 @@ │ │ │ │ │ stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ stclvs 4, cr6, [r5], #-428 @ 0xfffffe54 │ │ │ │ │ rsceq sp, r2, r3, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57890 <__bss_end__@@Base+0x75a1e0> │ │ │ │ │ - svceq 0x00584932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57898 <__bss_end__@@Base+0x75a1e8> │ │ │ │ │ + cmnvs r5, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svcpl 0x00726f73 │ │ │ │ │ - svcvs 0x006e6962 │ │ │ │ │ + ldclvs 15, cr6, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ + svceq 0x00084d0e │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvc r6, [pc, -pc, ror #26] │ │ │ │ │ strbvc r6, [r2, #-2405]! @ 0xfffff69b │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, sl, fp, sp, lr} │ │ │ │ │ + cmpmi ip, ip, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e578d8 <__bss_end__@@Base+0x75a228> │ │ │ │ │ - @ instruction: 0x6c616932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e578e0 <__bss_end__@@Base+0x75a230> │ │ │ │ │ + rsbcs r6, sp, r2, lsr pc │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - svcvs 0x00656c62 │ │ │ │ │ - stclvs 6, cr7, [pc], #-404 @ e5791c <__bss_end__@@Base+0x75a26c> │ │ │ │ │ + cmnpl r5, #25088 @ 0x6200 │ │ │ │ │ + stclvs 6, cr7, [pc], #-404 @ e57924 <__bss_end__@@Base+0x75a274> │ │ │ │ │ svcvs 0x00697475 │ │ │ │ │ - stmdbvs r4!, {r1, r2, r3, r5, r6, r9, ip, sp}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 2, cr3, [r4, #-440]! @ 0xfffffe48 │ │ │ │ │ + svceq 0x00455431 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57910 <__bss_end__@@Base+0x75a260> │ │ │ │ │ - rsbsvc r4, r8, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57918 <__bss_end__@@Base+0x75a268> │ │ │ │ │ + @ instruction: 0x6c616933 │ │ │ │ │ rsbvc r7, r1, r7, asr #4 │ │ │ │ │ cmnvs r3, r8, ror #18 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00207369 │ │ │ │ │ stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ @@ -1826146,1247 +1825920,1247 @@ │ │ │ │ │ cmnvc r1, #108, 10 @ 0x1b000000 │ │ │ │ │ strbvs r5, [lr, #-3956]! @ 0xfffff08c │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ mrcvs 5, 2, r6, cr15, cr6, {3} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ ldrbvs r6, [sl, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 15, cr5, [r6], #-400 @ 0xfffffe70 │ │ │ │ │ - cdpvs 1, 7, cr6, cr4, cr15, {3} │ │ │ │ │ + cmnvs r4, pc, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57970 <__bss_end__@@Base+0x75a2c0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57978 <__bss_end__@@Base+0x75a2c8> │ │ │ │ │ + rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + strbpl r5, [r5], #-883 @ 0xfffffc8d │ │ │ │ │ cmnvc pc, #432013312 @ 0x19c00000 │ │ │ │ │ rsceq r6, r2, r5, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e579b0 <__bss_end__@@Base+0x75a300> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ - blvs 27300b0 <_edata@@Base+0x4dd0b0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e579b8 <__bss_end__@@Base+0x75a308> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + blvs 27300b8 <_edata@@Base+0x4dd0b8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - mcrvs 3, 3, r7, cr5, cr4, {3} │ │ │ │ │ + ldrbpl r7, [r1, #-884] @ 0xfffffc8c │ │ │ │ │ ldrbtvs r6, [r2], #-3946 @ 0xfffff096 │ │ │ │ │ rsceq r6, r2, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e579d8 <__bss_end__@@Base+0x75a328> │ │ │ │ │ - stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e579e0 <__bss_end__@@Base+0x75a330> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ @ instruction: 0x775f7274 │ │ │ │ │ svcpl 0x006e7261 │ │ │ │ │ cmnvs r6, sp, ror #10 │ │ │ │ │ - rsbvc r7, r1, ip, ror #4 │ │ │ │ │ + mcrrmi 3, 6, r5, pc, cr12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57a18 <__bss_end__@@Base+0x75a368> │ │ │ │ │ - rsbseq r7, r4, r2, lsr r8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57a20 <__bss_end__@@Base+0x75a370> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbtvc r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ + strbpl r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ strbvs r5, [r3, #-3944]! @ 0xfffff098 │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - rsceq sp, r2, r0, asr r3 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57a68 <__bss_end__@@Base+0x75a3b8> │ │ │ │ │ - @ instruction: 0x512d0533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57a70 <__bss_end__@@Base+0x75a3c0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvc r7, [lr], #-872 @ 0xfffffc98 │ │ │ │ │ - svceq 0x00084773 │ │ │ │ │ + ldclvs 3, cr7, [r5, #-416]! @ 0xfffffe60 │ │ │ │ │ + svcpl 0x0072656d │ │ │ │ │ rsbsvs r6, r2, #-1073741799 @ 0xc0000019 │ │ │ │ │ svcpl 0x00656761 │ │ │ │ │ stclvs 15, cr6, [ip], #-396 @ 0xfffffe74 │ │ │ │ │ - cmnpl r4, #-1811939327 @ 0x94000001 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57ab0 <__bss_end__@@Base+0x75a400> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57ab8 <__bss_end__@@Base+0x75a408> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ rsbsvs r6, r2, #-1073741807 @ 0xc0000011 │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ stclvs 15, cr6, [ip], #-268 @ 0xfffffef4 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #1776 @ 0x6f0 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, pc, ror #28 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ stclvs 5, cr7, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ svcpl 0x00747369 │ │ │ │ │ stmdbvs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - svceq 0x00736563 │ │ │ │ │ + ldclvs 5, cr6, [r3], #-396 @ 0xfffffe74 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57ae8 <__bss_end__@@Base+0x75a438> │ │ │ │ │ - @ instruction: 0x56565431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57af0 <__bss_end__@@Base+0x75a440> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ cmnvc r2, #-1073741800 @ 0xc0000018 │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57b28 <__bss_end__@@Base+0x75a478> │ │ │ │ │ - ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57b30 <__bss_end__@@Base+0x75a480> │ │ │ │ │ + ldrbtvc r7, [r5], #-49 @ 0xffffffcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ svcvs 0x00432072 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbpl r2, [r0, #-3187] @ 0xfffff38d │ │ │ │ │ rsbvc r6, sp, r4, ror r5 │ │ │ │ │ ldrbtvc r6, [r2], #-374 @ 0xfffffe8a │ │ │ │ │ - cmnvs r5, #121 @ 0x79 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r7, cr5, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57b68 <__bss_end__@@Base+0x75a4b8> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57b70 <__bss_end__@@Base+0x75a4c0> │ │ │ │ │ + ldrbtvc r7, [r3], #-563 @ 0xfffffdcd │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ stmdbvs ip!, {r0, r1, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ - stmdbvs ip!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 1, cr6, [ip, #-396]! @ 0xfffffe74 │ │ │ │ │ + @ instruction: 0x564c4f32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57ba0 <__bss_end__@@Base+0x75a4f0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57ba8 <__bss_end__@@Base+0x75a4f8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r7, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ svcpl 0x006e7275 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ cmnvc r9, #24320 @ 0x5f00 │ │ │ │ │ - rsbcs r7, pc, r4, ror r2 @ │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57be8 <__bss_end__@@Base+0x75a538> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57bf0 <__bss_end__@@Base+0x75a540> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - svceq 0x0072656e │ │ │ │ │ - stmdbmi ip, {r0, r2, r8, sl, fp, sp}^ │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvc pc, #24832 @ 0x6100 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvc r7, [pc], #-1134 @ e57de4 <__bss_end__@@Base+0x75a734> │ │ │ │ │ + ldrbvc r7, [pc], #-1134 @ e57dec <__bss_end__@@Base+0x75a73c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57c38 <__bss_end__@@Base+0x75a588> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57c40 <__bss_end__@@Base+0x75a590> │ │ │ │ │ + rsbvs r6, sp, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cmnvs r2, ip, ror #10 │ │ │ │ │ + svcmi 0x0053656c │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ rsceq sp, r2, r4, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57c78 <__bss_end__@@Base+0x75a5c8> │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57c80 <__bss_end__@@Base+0x75a5d0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldrbtvc r7, [r5], #-869 @ 0xfffffc9b │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvs r9, #112, 24 @ 0x7000 │ │ │ │ │ - cmnvs r9, #1761607680 @ 0x69000000 │ │ │ │ │ - ldrbvs r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ + strbtvs r7, [lr], #-1129 @ 0xfffffb97 │ │ │ │ │ + svceq 0x00797261 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57cc8 <__bss_end__@@Base+0x75a618> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57cd0 <__bss_end__@@Base+0x75a620> │ │ │ │ │ + mrrcmi 14, 3, r4, r3, cr2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvc r7, [r1, -lr, ror #4]! │ │ │ │ │ + stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x66657270 │ │ │ │ │ - ldrbvs r7, [pc], #-613 @ e57eb4 <__bss_end__@@Base+0x75a804> │ │ │ │ │ + ldrbvs r7, [pc], #-613 @ e57ebc <__bss_end__@@Base+0x75a80c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57d08 <__bss_end__@@Base+0x75a658> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57d10 <__bss_end__@@Base+0x75a660> │ │ │ │ │ + strtpl r0, [pc], #-3889 @ e57ecc <__bss_end__@@Base+0x75a81c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - stmdbvc lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 15, cr6, [lr], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ rsbsvc r6, r0, r9, ror r1 │ │ │ │ │ - vnmulvs.f16 s15, s2, s25 @ │ │ │ │ │ - strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ + vnmulvs.f16 s15, s30, s25 @ │ │ │ │ │ + strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57d50 <__bss_end__@@Base+0x75a6a0> │ │ │ │ │ - ldrbtvs r7, [r5], #-1073 @ 0xfffffbcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57d58 <__bss_end__@@Base+0x75a6a8> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - @ instruction: 0x53207379 │ │ │ │ │ - strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ + @ instruction: 0x73277379 │ │ │ │ │ + eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsbvc r5, r1, lr, ror #30 │ │ │ │ │ stmdavc pc!, {r4, r5, r6, r9, ip, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57d98 <__bss_end__@@Base+0x75a6e8> │ │ │ │ │ - cmnvs r3, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57da0 <__bss_end__@@Base+0x75a6f0> │ │ │ │ │ + mcrvc 6, 1, r6, cr0, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, lr, rrx │ │ │ │ │ + rsbscs r6, r3, lr, ror #10 │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ svcvs 0x006d615f │ │ │ │ │ - bvc 28b5150 <_edata@@Base+0x662150> │ │ │ │ │ + bvc 28b5158 <_edata@@Base+0x662158> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - ldrbvs r6, [r6, #-3694]! @ 0xfffff192 │ │ │ │ │ - svcpl 0x00657372 │ │ │ │ │ + svcvs 0x0063616e │ │ │ │ │ + vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57de8 <__bss_end__@@Base+0x75a738> │ │ │ │ │ - @ instruction: 0x56544533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57df0 <__bss_end__@@Base+0x75a740> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - rsbvs r6, r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, r5, lr, ror #6 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ rsbvc r6, r1, #2080374785 @ 0x7c000001 │ │ │ │ │ - cmnvs lr, #116, 2 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x006e6174 │ │ │ │ │ + cdpvs 3, 6, cr7, cr5, cr14, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57e30 <__bss_end__@@Base+0x75a780> │ │ │ │ │ - svcpl 0x00657331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57e38 <__bss_end__@@Base+0x75a788> │ │ │ │ │ + cmpvc pc, #802816 @ 0xc4000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x006f6567 │ │ │ │ │ strbvc r6, [lr, #-3681]! @ 0xfffff19f │ │ │ │ │ svcpl 0x00797469 │ │ │ │ │ - stmdbvs ip!, {r4, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ │ + mrcvs 6, 3, r7, cr5, cr0, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57e80 <__bss_end__@@Base+0x75a7d0> │ │ │ │ │ - stmdbeq r4, {r0, r1, r4, r5, r8, r9, ip, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57e88 <__bss_end__@@Base+0x75a7d8> │ │ │ │ │ + ldmdbvc r4!, {r0, r1, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - cmnvs r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr6, cr5, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stclvs 5, cr6, [r9], #-360 @ 0xfffffe98 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - rsbvs r7, r1, #1342177286 @ 0x50000006 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r5, ror #4 │ │ │ │ │ + ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57ec8 <__bss_end__@@Base+0x75a818> │ │ │ │ │ - stccs 15, cr0, [r6], {51} @ 0x33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57ed0 <__bss_end__@@Base+0x75a820> │ │ │ │ │ + rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - cdpvs 2, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #4 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ stmdbvc r1!, {r0, r1, r2, r3, r4, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r9, -ip, ror #10]! │ │ │ │ │ - rsbscs r6, r2, r8, ror #30 │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + stclvs 2, cr7, [r1], #-416 @ 0xfffffe60 │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57f18 <__bss_end__@@Base+0x75a868> │ │ │ │ │ - ldclvs 7, cr6, [r5, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57f20 <__bss_end__@@Base+0x75a870> │ │ │ │ │ + ldmdavs r4!, {r1, r4, r5, r8, r9, sl, sp, lr}^ │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ stmdavc r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r5, #2080374785 @ 0x7c000001 │ │ │ │ │ cmnvs r4, pc, ror #28 │ │ │ │ │ - cmpvs r6, r2, ror r9 │ │ │ │ │ + rsbscs r7, r3, r2, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57f50 <__bss_end__@@Base+0x75a8a0> │ │ │ │ │ - rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57f58 <__bss_end__@@Base+0x75a8a8> │ │ │ │ │ + rsbvc r6, pc, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbtvc r6, [r0], #-3429 @ 0xfffff29b │ │ │ │ │ rsbvc r5, r7, #484 @ 0x1e4 │ │ │ │ │ - strbvc r7, [r8, #-97]! @ 0xffffff9f │ │ │ │ │ - bvc 28b32c0 <_edata@@Base+0x6602c0> │ │ │ │ │ + svcvs 0x00687061 │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57f90 <__bss_end__@@Base+0x75a8e0> │ │ │ │ │ - ldrbmi r4, [r4, #-2867] @ 0xfffff4cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57f98 <__bss_end__@@Base+0x75a8e8> │ │ │ │ │ + rsbvc r7, r5, #51 @ 0x33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvc r1, #268435462 @ 0x10000006 │ │ │ │ │ rsceq r7, r2, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e57fd0 <__bss_end__@@Base+0x75a920> │ │ │ │ │ - rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e57fd8 <__bss_end__@@Base+0x75a928> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - svceq 0x00215431 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stclvs 5, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ │ rsceq r7, r2, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58010 <__bss_end__@@Base+0x75a960> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ e581cc <__bss_end__@@Base+0x75ab1c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58018 <__bss_end__@@Base+0x75a968> │ │ │ │ │ + stmdbvc r3!, {r1, r4, r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ rsbvc r6, r5, #-268435451 @ 0xf0000005 │ │ │ │ │ ldclvs 15, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ - strbtvc r6, [r1], #-2412 @ 0xfffff694 │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ + strbpl r6, [pc], #-2412 @ e58218 <__bss_end__@@Base+0x75ab68> │ │ │ │ │ + svccs 0x000a0f45 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58068 <__bss_end__@@Base+0x75a9b8> │ │ │ │ │ - rsceq sp, r2, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58070 <__bss_end__@@Base+0x75a9c0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e5807c <__bss_end__@@Base+0x75a9cc> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e58084 <__bss_end__@@Base+0x75a9d4> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsceq r6, r2, r6, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e580a0 <__bss_end__@@Base+0x75a9f0> │ │ │ │ │ - mcrrmi 4, 3, r5, sp, cr2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e580a8 <__bss_end__@@Base+0x75a9f8> │ │ │ │ │ + rsceq r6, r2, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ ldclvs 15, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ - rsbscs r6, r2, r1, ror #24 │ │ │ │ │ - rsbvc r6, sp, r3, asr r9 │ │ │ │ │ + stmdbvs r6!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e580e8 <__bss_end__@@Base+0x75aa38> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ e582a4 <__bss_end__@@Base+0x75abf4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e580f0 <__bss_end__@@Base+0x75aa40> │ │ │ │ │ + rsceq sp, r2, r2, lsr r3 │ │ │ │ │ ldclvs 15, cr6, [r2, #-312]! @ 0xfffffec8 │ │ │ │ │ eorpl r6, r0, #24832 @ 0x6100 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - subspl r6, r4, #108, 10 @ 0x1b000000 │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ svcvs 0x00707865 │ │ │ │ │ rsceq sp, r2, r0, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58118 <__bss_end__@@Base+0x75aa68> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58120 <__bss_end__@@Base+0x75aa70> │ │ │ │ │ + cmnvs r3, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ e5814c <__bss_end__@@Base+0x75aa9c> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ e5830c <__bss_end__@@Base+0x75ac5c> │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58168 <__bss_end__@@Base+0x75aab8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58170 <__bss_end__@@Base+0x75aac0> │ │ │ │ │ + strbtvc r6, [r3], #-305 @ 0xfffffecf │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrbvs r6, [sl, #-2419]! @ 0xfffff68d │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - ldrbvs r7, [pc, #-2153] @ e57ae3 <__bss_end__@@Base+0x75a433> │ │ │ │ │ + ldrbvs r7, [pc, #-2153] @ e57aeb <__bss_end__@@Base+0x75a43b> │ │ │ │ │ strbvs r6, [sp, #-1388]! @ 0xfffffa94 │ │ │ │ │ cmpvs pc, lr, ror #8 │ │ │ │ │ - cmnvs lr, #100, 8 @ 0x64000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 4, 6, cr6, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e581b0 <__bss_end__@@Base+0x75ab00> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e581b8 <__bss_end__@@Base+0x75ab08> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ ldmdavs r3!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58200 <__bss_end__@@Base+0x75ab50> │ │ │ │ │ - strbtvc r7, [r1], #-1073 @ 0xfffffbcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58208 <__bss_end__@@Base+0x75ab58> │ │ │ │ │ + stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ e58208 <__bss_end__@@Base+0x75ab58> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ e58210 <__bss_end__@@Base+0x75ab60> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - streq r7, [pc, #-878] @ e58076 <__bss_end__@@Base+0x75a9c6> │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ svcpl 0x0074616d │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58248 <__bss_end__@@Base+0x75ab98> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58250 <__bss_end__@@Base+0x75aba0> │ │ │ │ │ + smladxvs lr, r2, r6, r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ strbvs r6, [r4, #-3938]! @ 0xfffff09e │ │ │ │ │ stmdbvs r1!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ - svcvs 0x0069746e │ │ │ │ │ - ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + strtpl r6, [r0], -lr, ror #16 │ │ │ │ │ + svceq 0x00094b54 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58288 <__bss_end__@@Base+0x75abd8> │ │ │ │ │ - ldmdbvs r5!, {r1, r4, r5, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58290 <__bss_end__@@Base+0x75abe0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r4, #-3938]! @ 0xfffff09e │ │ │ │ │ rsbseq r6, r6, r8, ror #2 │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e582c0 <__bss_end__@@Base+0x75ac10> │ │ │ │ │ - @ instruction: 0x56547333 │ │ │ │ │ - blvs 27309c0 <_edata@@Base+0x4dd9c0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e582c8 <__bss_end__@@Base+0x75ac18> │ │ │ │ │ + rsbvc r6, sp, r3, lsr pc │ │ │ │ │ + blvs 27309c8 <_edata@@Base+0x4dd9c8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + strbpl r7, [r6, #-884] @ 0xfffffc8c │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e582f0 <__bss_end__@@Base+0x75ac40> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e582f8 <__bss_end__@@Base+0x75ac48> │ │ │ │ │ + @ instruction: 0x6d6d7932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cdpmi 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ ldmdbvs r2!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbsvs r7, r5, #-671088639 @ 0xd8000001 │ │ │ │ │ - mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58340 <__bss_end__@@Base+0x75ac90> │ │ │ │ │ - stmdbvs sp!, {r0, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58348 <__bss_end__@@Base+0x75ac98> │ │ │ │ │ + stclmi 4, cr5, [pc, #-196] @ e58440 <__bss_end__@@Base+0x75ad90> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ - mrcmi 6, 2, r4, cr5, cr1, {1} │ │ │ │ │ + cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stclvs 13, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ ldmdavs r2!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00627563 │ │ │ │ │ stmdavs r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00726465 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - stmdbvs r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ + cdpvs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e583a0 <__bss_end__@@Base+0x75acf0> │ │ │ │ │ - streq r7, [pc, #-819] @ e58229 <__bss_end__@@Base+0x75ab79> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e583a8 <__bss_end__@@Base+0x75acf8> │ │ │ │ │ + rsceq sp, r2, r3, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs ip, lr, ror #30 │ │ │ │ │ cmnvc ip, #411041792 @ 0x18800000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e583e0 <__bss_end__@@Base+0x75ad30> │ │ │ │ │ - rsbvc r6, sp, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e583e8 <__bss_end__@@Base+0x75ad38> │ │ │ │ │ + movtpl r4, #21297 @ 0x5331 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ @ instruction: 0x66727573 │ │ │ │ │ svcpl 0x00656361 │ │ │ │ │ strbvs r6, [r4, #-2408]! @ 0xfffff698 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58428 <__bss_end__@@Base+0x75ad78> │ │ │ │ │ - uqasxvc r6, ip, r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58430 <__bss_end__@@Base+0x75ad80> │ │ │ │ │ + stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r6, [r5, #-1914]! @ 0xfffff886 │ │ │ │ │ rsceq sp, r2, r6, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58460 <__bss_end__@@Base+0x75adb0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58468 <__bss_end__@@Base+0x75adb8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - svcvs 0x00696b63 │ │ │ │ │ - stccs 3, cr7, [r4, #-440] @ 0xfffffe48 │ │ │ │ │ + ldrbtvc r6, [r3], #-2915 @ 0xfffff49d │ │ │ │ │ + stclvs 4, cr6, [r5], #-128 @ 0xffffff80 │ │ │ │ │ andeq r7, r0, r3, ror #12 │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e584a0 <__bss_end__@@Base+0x75adf0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e584a8 <__bss_end__@@Base+0x75adf8> │ │ │ │ │ + ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtvc r7, [r2], #-867 @ 0xfffffc9d │ │ │ │ │ - cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ + svcvs 0x00657363 │ │ │ │ │ + rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - ldrbpl r2, [r1, #-3444] @ 0xfffff28c │ │ │ │ │ + ldmdbvs r2!, {r2, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58508 <__bss_end__@@Base+0x75ae58> │ │ │ │ │ - stclvs 4, cr6, [pc, #-200]! @ e585fc <__bss_end__@@Base+0x75af4c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58510 <__bss_end__@@Base+0x75ae60> │ │ │ │ │ + stclvs 1, cr6, [r2], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - subpl r6, r1, #108, 10 @ 0x1b000000 │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ @ instruction: 0x76657250 │ │ │ │ │ cmnvc r5, #420 @ 0x1a4 │ │ │ │ │ rsbvc r6, lr, r0, lsr #18 │ │ │ │ │ - cmpvs r6, r5, ror r4 │ │ │ │ │ + rsbscs r7, r3, r5, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58550 <__bss_end__@@Base+0x75aea0> │ │ │ │ │ - cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58558 <__bss_end__@@Base+0x75aea8> │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ @ instruction: 0x67696577 │ │ │ │ │ - cmnvs r3, r8, ror #8 │ │ │ │ │ + rsbscs r7, r3, r8, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58598 <__bss_end__@@Base+0x75aee8> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e585a0 <__bss_end__@@Base+0x75aef0> │ │ │ │ │ + @ instruction: 0x56565432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 6, cr6, cr1, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r0, #482344960 @ 0x1cc00000 │ │ │ │ │ rsbeq r7, r5, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e585d8 <__bss_end__@@Base+0x75af28> │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e585e0 <__bss_end__@@Base+0x75af30> │ │ │ │ │ + streq r0, [pc, #-2355] @ e57e69 <__bss_end__@@Base+0x75a7b9> │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-412]! @ e58614 <__bss_end__@@Base+0x75af64> │ │ │ │ │ + svceq 0x00090131 │ │ │ │ │ rsbvc r6, r8, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsceq sp, r2, r1, lsr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58608 <__bss_end__@@Base+0x75af58> │ │ │ │ │ - cmnvc lr, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58610 <__bss_end__@@Base+0x75af60> │ │ │ │ │ + mcrvs 15, 3, r5, cr9, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclvs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmnvs r2, r3, ror pc │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldrbvs r7, [pc], #-2149 @ e587f4 <__bss_end__@@Base+0x75b144> │ │ │ │ │ + ldrbvs r7, [pc], #-2149 @ e587fc <__bss_end__@@Base+0x75b14c> │ │ │ │ │ ldrbvs r6, [r2, #-1893]! @ 0xfffff89b │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + ldrbmi r4, [r4, #-3941] @ 0xfffff09b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58650 <__bss_end__@@Base+0x75afa0> │ │ │ │ │ - mcrvs 15, 3, r6, cr7, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58658 <__bss_end__@@Base+0x75afa8> │ │ │ │ │ + strbpl r5, [r5], #-819 @ 0xfffffccd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmpvs r2, r8, ror #6 │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e5867c <__bss_end__@@Base+0x75afcc> │ │ │ │ │ + rsbvc r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ rsbvs r7, sp, #432013312 @ 0x19c00000 │ │ │ │ │ - stccs 12, cr6, [r5, #-404] @ 0xfffffe6c │ │ │ │ │ - strbpl r5, [pc], #-1361 @ e58844 <__bss_end__@@Base+0x75b194> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + rsbseq r6, r2, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58698 <__bss_end__@@Base+0x75afe8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e586a0 <__bss_end__@@Base+0x75aff0> │ │ │ │ │ + ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cmpvs r6, ip, ror #10 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ rsceq sp, r2, r2, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e586c8 <__bss_end__@@Base+0x75b018> │ │ │ │ │ - subspl r5, r4, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e586d0 <__bss_end__@@Base+0x75b020> │ │ │ │ │ + rsceq r6, r2, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ ldrbvs r6, [r0, #-3433]! @ 0xfffff297 │ │ │ │ │ mcrvs 0, 3, r7, cr15, cr8, {3} │ │ │ │ │ - ldrbtvc r6, [r3], #-2419 @ 0xfffff68d │ │ │ │ │ + stccs 15, cr0, [r5, #-460] @ 0xfffffe34 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58710 <__bss_end__@@Base+0x75b060> │ │ │ │ │ - rsbvc r6, sp, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58718 <__bss_end__@@Base+0x75b068> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, r1, ror #24 │ │ │ │ │ + ldclvs 12, cr6, [r3, #-388]! @ 0xfffffe7c │ │ │ │ │ @ instruction: 0x6d616964 │ │ │ │ │ rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58750 <__bss_end__@@Base+0x75b0a0> │ │ │ │ │ - rsbeq r7, r5, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58758 <__bss_end__@@Base+0x75b0a8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbvc r7, [r4, #-872]! @ 0xfffffc98 │ │ │ │ │ - svcpl 0x0072616c │ │ │ │ │ + strbvs r7, [lr, #-872]! @ 0xfffffc98 │ │ │ │ │ + cmpvc pc, #268435462 @ 0x10000006 │ │ │ │ │ andeq r6, r0, r0, ror r9 │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58790 <__bss_end__@@Base+0x75b0e0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58798 <__bss_end__@@Base+0x75b0e8> │ │ │ │ │ + mcrvc 6, 0, r5, cr14, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stclvs 5, cr6, [r9], #-460 @ 0xfffffe34 │ │ │ │ │ + mcrmi 2, 2, r7, cr9, cr3, {3} │ │ │ │ │ rsbseq r6, r7, r2, ror pc │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e587d0 <__bss_end__@@Base+0x75b120> │ │ │ │ │ - stmdaeq lr, {r1, r4, r5, r8, fp, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e587d8 <__bss_end__@@Base+0x75b128> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtpl r7, [r1], -r2, ror #4 │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbtvs r7, [r5], #-607 @ 0xfffffda1 │ │ │ │ │ strbtvs r6, [r5], #-885 @ 0xfffffc8b │ │ │ │ │ svcvs 0x0072675f │ │ │ │ │ rsbvc r6, r5, #1568 @ 0x620 │ │ │ │ │ - andeq r8, r0, r1, lsr r1 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58830 <__bss_end__@@Base+0x75b180> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58838 <__bss_end__@@Base+0x75b188> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbmi sp, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ rsbsvc r6, r9, pc, asr r8 │ │ │ │ │ strbvs r7, [r7, #-613]! @ 0xfffffd9b │ │ │ │ │ strbtvc r6, [r5], #-3439 @ 0xfffff291 │ │ │ │ │ strbtvc r6, [r3], #-2418 @ 0xfffff68e │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58880 <__bss_end__@@Base+0x75b1d0> │ │ │ │ │ - rsbsvc r6, r7, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58888 <__bss_end__@@Base+0x75b1d8> │ │ │ │ │ + rsbpl r6, sp, #50, 30 @ 0xc8 │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ + cmpvs r6, ip, ror #10 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ ldrbvc r7, [r4, #-863]! @ 0xfffffca1 │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbscs r7, r2, pc, asr r4 │ │ │ │ │ - rsbvc r6, sp, r3, asr r9 │ │ │ │ │ + stmdbvs r6!, {r0, r1, r2, r3, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e588c8 <__bss_end__@@Base+0x75b218> │ │ │ │ │ - svcvs 0x00726332 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e588d0 <__bss_end__@@Base+0x75b220> │ │ │ │ │ + rsbseq r6, r0, r2, lsr r7 │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - eorpl r6, r0, lr, ror #14 │ │ │ │ │ + strbvs r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ + mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ - stclvs 3, cr6, [pc], #-380 @ e58930 <__bss_end__@@Base+0x75b280> │ │ │ │ │ + stclvs 3, cr6, [pc], #-380 @ e58938 <__bss_end__@@Base+0x75b288> │ │ │ │ │ cdpvs 2, 6, cr7, cr9, cr15, {3} │ │ │ │ │ - subpl r4, sp, r7, ror #18 │ │ │ │ │ + cmpvc pc, #6750208 @ 0x670000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58908 <__bss_end__@@Base+0x75b258> │ │ │ │ │ - ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58910 <__bss_end__@@Base+0x75b260> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ andeq r6, r0, r5, lsr #12 │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58948 <__bss_end__@@Base+0x75b298> │ │ │ │ │ - @ instruction: 0x776f6c31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58950 <__bss_end__@@Base+0x75b2a0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvs r7, [r2, #-1132]! @ 0xfffffb94 │ │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58980 <__bss_end__@@Base+0x75b2d0> │ │ │ │ │ - stmdaeq pc, {r1, r4, r5, r9, fp} @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58988 <__bss_end__@@Base+0x75b2d8> │ │ │ │ │ + strbtvs r7, [r1], #-562 @ 0xfffffdce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ strbvs r6, [r3, #-2414]! @ 0xfffff692 │ │ │ │ │ stmdbvs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvc r6, r3, r3, ror #10 │ │ │ │ │ - mcrvs 5, 3, r6, cr6, cr2, {3} │ │ │ │ │ + smceq 26194 @ 0x6652 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e589c8 <__bss_end__@@Base+0x75b318> │ │ │ │ │ - rsbvc r7, pc, #536870915 @ 0x20000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e589d0 <__bss_end__@@Base+0x75b320> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r5, ror #6 │ │ │ │ │ + @ instruction: 0x676f7250 │ │ │ │ │ svcpl 0x0074616d │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ stclvs 14, cr6, [r2], #-468 @ 0xfffffe2c │ │ │ │ │ strbvs r6, [fp, #-879]! @ 0xfffffc91 │ │ │ │ │ - cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ - rsbseq r6, r0, r9, ror #26 │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58a18 <__bss_end__@@Base+0x75b368> │ │ │ │ │ - eorpl r0, sp, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58a20 <__bss_end__@@Base+0x75b370> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - strbtvc r7, [ip], #-1377 @ 0xfffffa9f │ │ │ │ │ - stmdbvs ip!, {r0, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r0, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + ldrbmi r7, [r4, #-869] @ 0xfffffc9b │ │ │ │ │ andeq r0, r0, r7, lsr #12 │ │ │ │ │ rsceq sp, r2, r0, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58a60 <__bss_end__@@Base+0x75b3b0> │ │ │ │ │ - @ instruction: 0x56544531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58a68 <__bss_end__@@Base+0x75b3b8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - streq r6, [pc, #-3695] @ e57dd5 <__bss_end__@@Base+0x75a725> │ │ │ │ │ + stmdbvs r4!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #112, 4 │ │ │ │ │ cmnvs r3, #1342177287 @ 0x50000007 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ - cmpmi r8, r1, ror #14 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58aa8 <__bss_end__@@Base+0x75b3f8> │ │ │ │ │ - andeq r8, r0, r1, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58ab0 <__bss_end__@@Base+0x75b400> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbtmi r6, [r9], -ip, ror #2 │ │ │ │ │ - svceq 0x00084e55 │ │ │ │ │ + svcvs 0x0079616c │ │ │ │ │ + cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - rsbvc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ + strbtpl r6, [r9], #-2147 @ 0xfffff79d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58af0 <__bss_end__@@Base+0x75b440> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58af8 <__bss_end__@@Base+0x75b448> │ │ │ │ │ + mrcmi 6, 2, r4, cr5, cr1, {1} │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ smcvs 22225 @ 0x56d1 │ │ │ │ │ ldrbvs r7, [r2, #-1395]! @ 0xfffffa8d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58b20 <__bss_end__@@Base+0x75b470> │ │ │ │ │ - @ instruction: 0x532c7333 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58b28 <__bss_end__@@Base+0x75b478> │ │ │ │ │ + cmpvs pc, r3, lsr r5 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ + cmpvs r6, r7, rrx │ │ │ │ │ @ instruction: 0x76627573 │ │ │ │ │ rsbseq r7, r0, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58b68 <__bss_end__@@Base+0x75b4b8> │ │ │ │ │ - ldclcs 12, cr6, [r4, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58b70 <__bss_end__@@Base+0x75b4c0> │ │ │ │ │ + rsbspl r6, r9, r1, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - cmnvs lr, #-469762047 @ 0xe4000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 3, 3, r7, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r8], #-1390 @ 0xfffffa92 │ │ │ │ │ ldrbvs r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ cmnvs r1, #119537664 @ 0x7200000 │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ + rsbsvc r6, r2, r4, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58bb0 <__bss_end__@@Base+0x75b500> │ │ │ │ │ - svcmi 0x00555133 │ │ │ │ │ - blvs 27312b0 <_edata@@Base+0x4de2b0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58bb8 <__bss_end__@@Base+0x75b508> │ │ │ │ │ + rsceq r7, r2, r3, lsr r0 │ │ │ │ │ + blvs 27312b8 <_edata@@Base+0x4de2b8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ strbvs r6, [r3, #-358]! @ 0xfffffe9a │ │ │ │ │ - stmdbvs lr!, {r3, r4, r5, r6, ip, sp, lr} │ │ │ │ │ + strbpl r7, [r6, #-120] @ 0xffffff88 │ │ │ │ │ mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ ldmdbvs r3!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbvc r6, r1, #511705088 @ 0x1e800000 │ │ │ │ │ - ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ + bleq 1232378 <__bss_end__@@Base+0xb34cc8> │ │ │ │ │ + movtpl r5, #54319 @ 0xd42f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58be0 <__bss_end__@@Base+0x75b530> │ │ │ │ │ - cmnvc r9, #-939524096 @ 0xc8000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58be8 <__bss_end__@@Base+0x75b538> │ │ │ │ │ + strbvs r7, [r7, #-562]! @ 0xfffffdce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvc r7, r9, #1929379840 @ 0x73000000 │ │ │ │ │ strbvs r6, [lr, -ip, ror #18]! │ │ │ │ │ - rsbsvc r6, r4, #209715200 @ 0xc800000 │ │ │ │ │ - eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ + svcvs 0x00646e32 │ │ │ │ │ + cmpvs r6, sp, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58c20 <__bss_end__@@Base+0x75b570> │ │ │ │ │ - strbpl r6, [pc], #-1330 @ e58ddc <__bss_end__@@Base+0x75b72c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58c28 <__bss_end__@@Base+0x75b578> │ │ │ │ │ + rsceq sp, r2, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ rsbseq r6, r4, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58c58 <__bss_end__@@Base+0x75b5a8> │ │ │ │ │ - @ instruction: 0x676f7231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58c60 <__bss_end__@@Base+0x75b5b0> │ │ │ │ │ + @ instruction: 0x776f6c31 │ │ │ │ │ ldclvs 8, cr7, [r0], #-276 @ 0xfffffeec │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ stclvs 3, cr5, [r9, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x66696c70 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r3!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ e58c7c <__bss_end__@@Base+0x75b5cc> │ │ │ │ │ + movtmi r5, #37938 @ 0x9432 │ │ │ │ │ strbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ rsceq r7, r2, ip, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58ca0 <__bss_end__@@Base+0x75b5f0> │ │ │ │ │ - strtmi r6, [r0], #-1329 @ 0xfffffacf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58ca8 <__bss_end__@@Base+0x75b5f8> │ │ │ │ │ + rsbcs r7, r5, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1827395,288 +1827169,286 @@ │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ mrrcvs 2, 6, r7, pc, cr15 @ │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58ce8 <__bss_end__@@Base+0x75b638> │ │ │ │ │ - smmlarvs pc, r2, sp, r6 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58cf0 <__bss_end__@@Base+0x75b640> │ │ │ │ │ + @ instruction: 0x665f6c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-404]! @ e58d34 <__bss_end__@@Base+0x75b684> │ │ │ │ │ - @ instruction: 0x464d2c32 │ │ │ │ │ + strbvs r7, [lr, #-869]! @ 0xfffffc9b │ │ │ │ │ + rsbcs r6, ip, r2, ror r1 │ │ │ │ │ cmnvc pc, #-2080374783 @ 0x84000001 │ │ │ │ │ rsceq sp, r2, r8, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58d28 <__bss_end__@@Base+0x75b678> │ │ │ │ │ - rsbcs r7, r5, r1, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58d30 <__bss_end__@@Base+0x75b680> │ │ │ │ │ + @ instruction: 0x56206d31 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ e58d30 <__bss_end__@@Base+0x75b680> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ e58d38 <__bss_end__@@Base+0x75b688> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpeq 3, 2, cr7, cr6, cr14, {3} │ │ │ │ │ + bvc 28b5ccc <_edata@@Base+0x662ccc> │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ stclvs 7, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - ldmdbvs r7!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + andeq r6, r0, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58d70 <__bss_end__@@Base+0x75b6c0> │ │ │ │ │ - @ instruction: 0x66666932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58d78 <__bss_end__@@Base+0x75b6c8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e58d80 <__bss_end__@@Base+0x75b6d0> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e58d88 <__bss_end__@@Base+0x75b6d8> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - vnmulvs.f16 s13, s30, s11 @ │ │ │ │ │ + cmpvs r6, r5, rrx │ │ │ │ │ ldrbvc r6, [r1, #-1395]! @ 0xfffffa8d │ │ │ │ │ strbvs r6, [r9, -r1, ror #24]! │ │ │ │ │ ldrbvs r6, [r2, #-3950]! @ 0xfffff092 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58da8 <__bss_end__@@Base+0x75b6f8> │ │ │ │ │ - strtmi r0, [sp], #-1331 @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58db0 <__bss_end__@@Base+0x75b700> │ │ │ │ │ + cmnvs sp, r3, lsr r8 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-412]! @ e58de4 <__bss_end__@@Base+0x75b734> │ │ │ │ │ + svceq 0x00084532 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ rsbsvc r7, r9, pc, asr r4 │ │ │ │ │ cmnvs sp, r5, ror #30 │ │ │ │ │ smcvs 54936 @ 0xd698 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58de0 <__bss_end__@@Base+0x75b730> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58de8 <__bss_end__@@Base+0x75b738> │ │ │ │ │ + rsbsvc r6, r4, #1073741836 @ 0x4000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - smlsdxeq pc, r4, r5, r4 @ │ │ │ │ │ - movtpl r5, #54319 @ 0xd42f │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r6, r4, r5, ror #28 │ │ │ │ │ rsceq r6, r2, r8, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58e30 <__bss_end__@@Base+0x75b780> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58e38 <__bss_end__@@Base+0x75b788> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 28b4178 <_edata@@Base+0x661178> │ │ │ │ │ + bvc 28b4180 <_edata@@Base+0x661180> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - @ instruction: 0x766c4b54 │ │ │ │ │ + strbpl r4, [r5], #-2900 @ 0xfffff4ac │ │ │ │ │ stmdbvs r7!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ subsvs r6, pc, #1776 @ 0x6f0 │ │ │ │ │ strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ strbvs r7, [r9, #-609]! @ 0xfffffd9f │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ e58e54 <__bss_end__@@Base+0x75b7a4> │ │ │ │ │ + ldmdbmi r7, {r0, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58e70 <__bss_end__@@Base+0x75b7c0> │ │ │ │ │ - strbtvc r6, [r5], #-3379 @ 0xfffff2cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58e78 <__bss_end__@@Base+0x75b7c8> │ │ │ │ │ + cmnvs r2, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - ldrls r5, [r1], #-1586 @ 0xfffff9ce │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [ip, #-1380]! @ 0xfffffa9c │ │ │ │ │ @ instruction: 0x665f6574 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r5, #26880 @ 0x6900 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58eb8 <__bss_end__@@Base+0x75b808> │ │ │ │ │ - cmnvc r4, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58ec0 <__bss_end__@@Base+0x75b810> │ │ │ │ │ + @ instruction: 0x67617133 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldclmi 14, cr6, [r3, #-444]! @ 0xfffffe44 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdavs r3!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 1, cr6, [sp, #-416]! @ 0xfffffe60 │ │ │ │ │ - ldclvs 2, cr7, [pc, #-404] @ e58efc <__bss_end__@@Base+0x75b84c> │ │ │ │ │ + ldclvs 2, cr7, [pc, #-404] @ e58f04 <__bss_end__@@Base+0x75b854> │ │ │ │ │ ldmdbvs pc, {r0, r5, r6, fp, ip, sp, lr}^ @ │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58ef0 <__bss_end__@@Base+0x75b840> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58ef8 <__bss_end__@@Base+0x75b848> │ │ │ │ │ + strbmi r5, [r1], #-1331 @ 0xfffffacd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - cmnvs lr, #108, 6 @ 0xb0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcvs 0x00727061 │ │ │ │ │ rsbseq r6, r3, r0, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58f40 <__bss_end__@@Base+0x75b890> │ │ │ │ │ - rsbvs r7, sp, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58f48 <__bss_end__@@Base+0x75b898> │ │ │ │ │ + ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ rsbvc r7, pc, r0, ror r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ stclvs 14, cr6, [r1], #-444 @ 0xfffffe44 │ │ │ │ │ ldrbvs r6, [r8, #-351]! @ 0xfffffea1 │ │ │ │ │ - smcvs 50771 @ 0xc653 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00206c73 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58f88 <__bss_end__@@Base+0x75b8d8> │ │ │ │ │ - subspl r2, r0, #3200 @ 0xc80 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58f90 <__bss_end__@@Base+0x75b8e0> │ │ │ │ │ + rsceq sp, r2, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs ip, r4, ror #10 │ │ │ │ │ rsceq sp, r2, r9, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e58fc0 <__bss_end__@@Base+0x75b910> │ │ │ │ │ - @ instruction: 0x77617232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e58fc8 <__bss_end__@@Base+0x75b918> │ │ │ │ │ + cmnvs lr, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ @ instruction: 0x6e676973 │ │ │ │ │ subsvc r6, pc, #1694498816 @ 0x65000000 │ │ │ │ │ - rsbvc r6, fp, #1552 @ 0x610 │ │ │ │ │ + cmnvc fp, #1552 @ 0x610 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e59000 <__bss_end__@@Base+0x75b950> │ │ │ │ │ - eorpl r6, r0, #855638016 @ 0x33000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e59008 <__bss_end__@@Base+0x75b958> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #115 @ 0x73 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvc r9, #460 @ 0x1cc │ │ │ │ │ - rsbcs r6, lr, r3, ror pc │ │ │ │ │ + strbtvs r6, [lr], #-371 @ 0xfffffe8d │ │ │ │ │ + strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ strbtvs r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ strbtvc r7, [r1], #-95 @ 0xffffffa1 │ │ │ │ │ stclvs 14, cr6, [r1, #-416]! @ 0xfffffe60 │ │ │ │ │ - cdpmi 12, 6, cr6, cr5, cr5, {3} │ │ │ │ │ + blvs 27327a0 <_edata@@Base+0x4df7a0> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e59058 <__bss_end__@@Base+0x75b9a8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e59060 <__bss_end__@@Base+0x75b9b0> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ e5921c <__bss_end__@@Base+0x75bb6c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - svcpl 0x00666474 │ │ │ │ │ - strbvs r6, [lr, #-1383]! @ 0xfffffa99 │ │ │ │ │ + svcpl 0x006c6174 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r4, #-370]! @ 0xfffffe8e │ │ │ │ │ ldrbtvc r6, [r3], #-3689 @ 0xfffff197 │ │ │ │ │ - strbtvs r6, [lr], #-2405 @ 0xfffff69b │ │ │ │ │ - rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ + rsbpl r6, lr, r5, ror #18 │ │ │ │ │ + streq r0, [pc], -sl, lsr #20 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e590b0 <__bss_end__@@Base+0x75ba00> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e590b8 <__bss_end__@@Base+0x75ba08> │ │ │ │ │ + ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvs r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ + cmnvs r2, r3, ror pc │ │ │ │ │ + rsbpl r6, r5, #25088 @ 0x6200 │ │ │ │ │ cmnvs r7, #413696 @ 0x65000 │ │ │ │ │ rsceq sp, r2, r4, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e590f0 <__bss_end__@@Base+0x75ba40> │ │ │ │ │ - ldmdbvs r3!, {r0, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e590f8 <__bss_end__@@Base+0x75ba48> │ │ │ │ │ + strbvs r6, [r8, #-305]! @ 0xfffffecf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - bcs 2b34458 <_edata@@Base+0x8e1458> │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e59128 <__bss_end__@@Base+0x75ba78> │ │ │ │ │ - svceq 0x00676e33 │ │ │ │ │ + cmnvs r3, #24832 @ 0x6100 │ │ │ │ │ + ldrbtvs r6, [r2], #-3938 @ 0xfffff09e │ │ │ │ │ + rsceq r7, r2, r5, ror #4 │ │ │ │ │ movtpl r4, #5672 @ 0x1628 │ │ │ │ │ strbmi r2, [sp, #-3412] @ 0xfffff2ac │ │ │ │ │ strbmi r4, [pc], #-2132 @ e592f0 <__bss_end__@@Base+0x75bc40> │ │ │ │ │ strbmi r4, [r9, -r0, lsr #4] │ │ │ │ │ cmpmi pc, r6, asr #24 │ │ │ │ │ ldmdbmi sl!, {r2, r4, r6, r9, fp, ip, sp} │ │ │ │ │ vldrcs.16 s9, [r4, #-156] @ 0xffffff64 @ │ │ │ │ │ @@ -1829794,17 +1829566,17 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbvc r7, [r1, -r4, ror #2]! │ │ │ │ │ svcvs 0x002e6563 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3df794 <__stack_chk_guard@@Base+0x1526cc> │ │ │ │ │ + b 3e5934 <__stack_chk_guard@@Base+0x15886c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3df798 <__stack_chk_guard@@Base+0x1526d0> │ │ │ │ │ + b 3e5928 <__stack_chk_guard@@Base+0x158860> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ mrcvs 0, 3, r2, cr5, cr10, {1} │ │ │ │ │ stmdbvs r6!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ bcc 27749f4 <_edata@@Base+0x5219f4> │ │ │ │ │ strtvc r3, [r0], #-32 @ 0xffffffe0 │ │ │ │ │ rsbcs r2, r1, pc, rrx │ │ │ │ │ @@ -1831946,40 +1831718,40 @@ │ │ │ │ │ cdpeq 0, 0, cr0, cr1, cr0, {0} │ │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ stcleq 14, cr0, [r1, #-8] │ │ │ │ │ cdpeq 0, 0, cr0, cr3, cr0, {0} │ │ │ │ │ @ instruction: 0x00000cb3 │ │ │ │ │ blx ff9a67ca <_edata@@Base+0xfd7537ca> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ teqeq r6, #16, 6 @ 0x40000000 │ │ │ │ │ cmneq r6, r0 │ │ │ │ │ rsceq sp, r5, r0, lsr r8 │ │ │ │ │ strcc r0, [r3], -r0, lsl #8 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ movweq r0, #32768 @ 0x8000 │ │ │ │ │ rsceq sp, r5, ip, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ beq e5d81c <__bss_end__@@Base+0x76016c> │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r3, lsl #31 │ │ │ │ │ ldreq r0, [ip], ip, lsl #6 │ │ │ │ │ cmneq sl, r0 │ │ │ │ │ andeq sl, r0, r7, lsl #12 │ │ │ │ │ @ instruction: 0xf0031000 │ │ │ │ │ blvs e5d840 <__bss_end__@@Base+0x760190> │ │ │ │ │ bleq 231f824 <_edata@@Base+0xcc824> │ │ │ │ │ tsteq r4, #0 │ │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ │ stcne 1, cr0, [r9], {108} @ 0x6c │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ andeq fp, r5, r3, lsl #14 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x01a10f01 │ │ │ │ │ mrseq r0, (UNDEF: 1) │ │ │ │ │ tstvc r0, r1, lsl #12 │ │ │ │ │ @ instruction: 0x01a11301 │ │ │ │ │ andeq r0, r1, #0 │ │ │ │ │ @@ -1831997,43 +1831769,43 @@ │ │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ │ strvc r0, [r1, -r3, lsl #26] │ │ │ │ │ stmdbcs r1, {r8, ip, sp, lr} │ │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ │ andge r1, r3, #16 │ │ │ │ │ andvc r0, r0, #7 │ │ │ │ │ biceq r0, r9, r1, lsl #20 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ blx ff9a6902 <_edata@@Base+0xfd753902> │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, fp, r3, lsl #24 │ │ │ │ │ stmdbeq r1, {} @ │ │ │ │ │ rsceq sp, r5, r8, ror #18 │ │ │ │ │ stmdaeq r6, {r3, r4, r8, r9}^ │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andsvc r1, r0, r0, lsl #20 │ │ │ │ │ rsceq sp, r5, r4, ror r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andseq r0, ip, r0 │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ stcvc 0, cr0, [r0], #-0 │ │ │ │ │ andseq r5, r1, r1, lsl #10 │ │ │ │ │ rsbeq r0, r5, r0, lsl #2 │ │ │ │ │ tstge fp, sp, ror r1 │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ rsbeq r0, sp, r0, lsl #2 │ │ │ │ │ tstge pc, sp, ror r1 @ │ │ │ │ │ tsteq r0, r1 │ │ │ │ │ rsbeq r0, r6, r1, lsl #2 │ │ │ │ │ tstge r3, sp, ror r1 │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ rsbseq r0, r3, r2, lsl #2 │ │ │ │ │ ... │ │ │ │ │ tsteq r0, #0 │ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ │ stmdbgt sl, {r1, r2, r3, r4, r5, r6, r8} │ │ │ │ │ streq r0, [r0], #-1 │ │ │ │ │ andeq fp, r7, r3, lsl #24 │ │ │ │ │ @@ -1832051,15 +1831823,15 @@ │ │ │ │ │ andne r0, r0, r0 │ │ │ │ │ andeq r3, r8, r3, lsl #26 │ │ │ │ │ stmdaeq r1, {r8, r9, pc} │ │ │ │ │ andeq r0, r0, r3, asr fp │ │ │ │ │ addeq r0, sl, r4, lsl r3 │ │ │ │ │ orreq r0, r4, r0 │ │ │ │ │ andeq r1, r8, r9, lsl #24 │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ strdeq r0, [r1, #-8] │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, asr #32 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ ldrdle pc, [sl], -ip │ │ │ │ │ @@ -1833025,1488 +1832797,1490 @@ │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e790 <__bss_end__@@Base+0x7610e0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x7761715f │ │ │ │ │ - rsbseq r6, r2, pc, ror #30 │ │ │ │ │ - tsteq r6, r8, ror r6 │ │ │ │ │ + strbvs r7, [r2, -pc, ror #10]! │ │ │ │ │ + ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e7c0 <__bss_end__@@Base+0x761110> │ │ │ │ │ - ldmdavs r0!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e7d0 <__bss_end__@@Base+0x761120> │ │ │ │ │ + tsteq r8, r1, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1f2eee0 <__bss_end__@@Base+0x1831830> │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ - rsbvc r7, pc, pc, asr r4 @ │ │ │ │ │ + blmi 1f2eef0 <__bss_end__@@Base+0x1831840> │ │ │ │ │ + tsteq ip, r8, asr #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e800 <__bss_end__@@Base+0x761150> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e808 <__bss_end__@@Base+0x761158> │ │ │ │ │ + tsteq r7, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 8, cr7, [pc, #-420]! @ e5e84c <__bss_end__@@Base+0x76119c> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e840 <__bss_end__@@Base+0x761190> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e848 <__bss_end__@@Base+0x761198> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbvc r7, r1, r2, ror #4 │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ cmnvc r3, #76, 10 @ 0x13000000 │ │ │ │ │ cmnvs r8, r0, lsr #8 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e890 <__bss_end__@@Base+0x7611e0> │ │ │ │ │ + tsteq r2, r2, lsr sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e898 <__bss_end__@@Base+0x7611e8> │ │ │ │ │ - rsceq r7, r5, r1, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e8a0 <__bss_end__@@Base+0x7611f0> │ │ │ │ │ + rsceq r7, r5, r1, lsr r2 │ │ │ │ │ cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00206c61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldclvs 14, cr6, [r5], #-404 @ 0xfffffe6c │ │ │ │ │ rsbvc r7, r1, #108, 14 @ 0x1b00000 │ │ │ │ │ - cmpvs r6, lr, rrx │ │ │ │ │ + rsbscs r6, r3, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e8d0 <__bss_end__@@Base+0x761220> │ │ │ │ │ - stclvs 6, cr7, [r1], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e8d8 <__bss_end__@@Base+0x761228> │ │ │ │ │ + tsteq r7, r1, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - tsteq sp, r3, ror sp │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ cmnvc pc, #25344 @ 0x6300 │ │ │ │ │ - tsteq r7, r5, ror #10 │ │ │ │ │ + vnmulvs.f16 s13, s30, s11 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e918 <__bss_end__@@Base+0x761268> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e920 <__bss_end__@@Base+0x761270> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ svcvs 0x00462073 │ │ │ │ │ strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs r5!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + tsteq r9, lr, ror #6 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ stclvs 6, cr7, [r1], #-464 @ 0xfffffe30 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 5, cr6, [pc, #-468]! @ e5e934 <__bss_end__@@Base+0x761284> │ │ │ │ │ + tsteq r7, r2, lsr r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e958 <__bss_end__@@Base+0x7612a8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e960 <__bss_end__@@Base+0x7612b0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - cmnvs r3, #1761607680 @ 0x69000000 │ │ │ │ │ - strbtvc r5, [pc], -fp, ror #30 │ │ │ │ │ + cmnvs r3, r9, ror #8 │ │ │ │ │ + tsteq ip, r0, ror r3 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ stclvs 5, cr7, [sp, #-400]! @ 0xfffffe70 │ │ │ │ │ rsbvc r7, r1, #126877696 @ 0x7900000 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + tsteq r5, r3, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e9a0 <__bss_end__@@Base+0x7612f0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5e9a8 <__bss_end__@@Base+0x7612f8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ - ldrbvs r7, [pc], #-117 @ e5eb8c <__bss_end__@@Base+0x7614dc> │ │ │ │ │ + ldrbvs r7, [pc], #-117 @ e5eb94 <__bss_end__@@Base+0x7614e4> │ │ │ │ │ cmpvc pc, #1862270976 @ 0x6f000000 │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5e9f8 <__bss_end__@@Base+0x761348> │ │ │ │ │ - ldrbtvc r6, [r3], #-2354 @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ea00 <__bss_end__@@Base+0x761350> │ │ │ │ │ + tsteq ip, r2, lsr fp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 6, cr6, cr1, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ cmnvs r6, pc, ror #12 │ │ │ │ │ - rsbvs r7, r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r2, ror r3 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ea40 <__bss_end__@@Base+0x761390> │ │ │ │ │ - tsteq r7, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ea48 <__bss_end__@@Base+0x761398> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, sl, ip, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + cmnvs r3, pc, ror #28 │ │ │ │ │ cmnvc r1, #108, 10 @ 0x1b000000 │ │ │ │ │ svcvs 0x00705f74 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ mrcvs 5, 2, r6, cr15, cr6, {3} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ ldrbvs r6, [sl, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 15, cr5, [r6], #-400 @ 0xfffffe70 │ │ │ │ │ - rsbseq r6, r4, pc, ror #2 │ │ │ │ │ + rsbsvc r6, r4, pc, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ea98 <__bss_end__@@Base+0x7613e8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eaa0 <__bss_end__@@Base+0x7613f0> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbvs r7, sp, #482344960 @ 0x1cc00000 │ │ │ │ │ + rsbvc r6, pc, #482344960 @ 0x1cc00000 │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ strbtvs r7, [lr], #-1375 @ 0xfffffaa1 │ │ │ │ │ - stclvs 3, cr6, [pc, #-404]! @ e5eaf4 <__bss_end__@@Base+0x761444> │ │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ │ + stclvs 3, cr6, [pc, #-404]! @ e5eafc <__bss_end__@@Base+0x76144c> │ │ │ │ │ + rsceq r7, r5, r0, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5eae0 <__bss_end__@@Base+0x761430> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eae8 <__bss_end__@@Base+0x761438> │ │ │ │ │ + tsteq fp, r2, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - hvceq 1715 @ 0x6b3 │ │ │ │ │ - tsteq r7, r8, lsr #29 │ │ │ │ │ + stmdbvs r7!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + subsvs r6, pc, #1776 @ 0x6f0 │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ cmpvc pc, #-268435450 @ 0xf0000006 │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ strbvs r6, [r9, #-1641]! @ 0xfffff997 │ │ │ │ │ - ldclvs 15, cr5, [r0], #-456 @ 0xfffffe38 │ │ │ │ │ - tsteq r9, r5, ror r3 │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5eb38 <__bss_end__@@Base+0x761488> │ │ │ │ │ - tsteq ip, r2, lsr r8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eb40 <__bss_end__@@Base+0x761490> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbvc r7, r1, r5, ror #6 │ │ │ │ │ - tsteq lr, r0, ror #18 @ │ │ │ │ │ + strbvs r7, [lr, #-869]! @ 0xfffffc9b │ │ │ │ │ + strbtvs r7, [r9], #-1887 @ 0xfffff8a1 │ │ │ │ │ mcrvs 2, 3, r7, cr15, cr7, {3} │ │ │ │ │ smcvs 38579 @ 0x96b3 │ │ │ │ │ - tsteq sl, lr, ror #16 │ │ │ │ │ - tsteq r9, r8, lsr #26 @ │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5eb80 <__bss_end__@@Base+0x7614d0> │ │ │ │ │ - tsteq r0, r3, lsr ip │ │ │ │ │ - blvs 2737280 <_edata@@Base+0x4e4280> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eb88 <__bss_end__@@Base+0x7614d8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ + blvs 2737288 <_edata@@Base+0x4e4288> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - cmpvs r6, r4, ror r3 │ │ │ │ │ + rsbscs r7, r3, r4, ror r3 │ │ │ │ │ cmnvc r2, #-2147483624 @ 0x80000018 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5eba8 <__bss_end__@@Base+0x7614f8> │ │ │ │ │ - rsceq r7, r5, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ebb0 <__bss_end__@@Base+0x761500> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ ldmdbvs pc, {r1, r2, r4, r5, r6, r8, sl, sp, lr}^ @ │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ svcvs 0x0072705f │ │ │ │ │ ldrbtvc r6, [r2], #-1392 @ 0xfffffa90 │ │ │ │ │ - ldmdbvs r3!, {r0, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + cmneq r3, r9, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ebf0 <__bss_end__@@Base+0x761540> │ │ │ │ │ - svcpl 0x00726531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ebf8 <__bss_end__@@Base+0x761548> │ │ │ │ │ + @ instruction: 0x665f6531 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - cmnvs r9, #108, 2 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 1, 7, cr6, cr9, cr12, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ @ instruction: 0x665f7274 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ mcrvs 3, 3, r6, cr1, cr15, {2} │ │ │ │ │ cmnvs r2, pc, asr r2 │ │ │ │ │ svcpl 0x0068636e │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ - cmneq r8, ip, ror #10 │ │ │ │ │ - tsteq r9, r0, asr #29 │ │ │ │ │ + ldrbtvc r6, [r8], -ip, ror #10 │ │ │ │ │ + cmnvs r1, #105906176 @ 0x6500000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ec48 <__bss_end__@@Base+0x761598> │ │ │ │ │ - tsteq r4, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ec50 <__bss_end__@@Base+0x7615a0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs lr, r9, ror #30 │ │ │ │ │ + cmneq lr, r9, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r5, #-268435451 @ 0xf0000005 │ │ │ │ │ rsbvc r6, r5, #104, 4 @ 0x80000006 │ │ │ │ │ svcpl 0x00726567 │ │ │ │ │ strbtvc r7, [r9], #-611 @ 0xfffffd9d │ │ │ │ │ svcvs 0x00697265 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eca0 <__bss_end__@@Base+0x7615f0> │ │ │ │ │ + tsteq lr, r2, lsr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5eca8 <__bss_end__@@Base+0x7615f8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ecb0 <__bss_end__@@Base+0x761600> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldrbtvc r6, [r2], #-1390 @ 0xfffffa92 │ │ │ │ │ - mcrvs 3, 3, r6, cr15, cr2, {1} │ │ │ │ │ + cmneq r2, lr, ror #10 │ │ │ │ │ + tsteq r9, r0, lsr #29 │ │ │ │ │ strbvs r7, [ip, #-1349]! @ 0xfffffabb │ │ │ │ │ hvcvs 53970 @ 0xd2d2 │ │ │ │ │ strbvs r6, [r8, #-883]! @ 0xfffffc8d │ │ │ │ │ stmdbvs lr!, {r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr0, {1} │ │ │ │ │ mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ - cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ed00 <__bss_end__@@Base+0x761650> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ed08 <__bss_end__@@Base+0x761658> │ │ │ │ │ + @ instruction: 0x6d6d7931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - tsteq r9, r3, ror ip │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ svcvs 0x00746e69 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ed40 <__bss_end__@@Base+0x761690> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ed48 <__bss_end__@@Base+0x761698> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbsvc r7, r4, #-1811939327 @ 0x94000001 │ │ │ │ │ - tsteq r9, r9, ror #16 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ svcpl 0x00676e69 │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ ldrbvs r7, [pc], -r1, ror #8 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5eda0 <__bss_end__@@Base+0x7616f0> │ │ │ │ │ - strbvs r6, [lr, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eda8 <__bss_end__@@Base+0x7616f8> │ │ │ │ │ + rsbvc r6, r2, #213909504 @ 0xcc00000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ stclcs 14, cr6, [r7, #-420]! @ 0xfffffe5c │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - strbtvc r7, [r5], #-1121 @ 0xfffffb9f │ │ │ │ │ + cmnvs r2, r1, ror #8 │ │ │ │ │ ldmdbvs r3!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ede8 <__bss_end__@@Base+0x761738> │ │ │ │ │ - @ instruction: 0x67656e33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5edf0 <__bss_end__@@Base+0x761740> │ │ │ │ │ + stclvs 15, cr5, [r6], #-204 @ 0xffffff34 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 28ba130 <_edata@@Base+0x667130> │ │ │ │ │ + bvc 28ba138 <_edata@@Base+0x667138> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ - blvs 2af7574 <_edata@@Base+0x8a4574> │ │ │ │ │ + tsteq r5, r4, asr fp │ │ │ │ │ + blvs 2af757c <_edata@@Base+0x8a457c> │ │ │ │ │ rsbseq r6, r2, r6, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ee18 <__bss_end__@@Base+0x761768> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ee20 <__bss_end__@@Base+0x761770> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - andeq r0, r0, lr, rrx │ │ │ │ │ + ldrbvs r6, [r2, #-366]! @ 0xfffffe92 │ │ │ │ │ svcvs 0x00726874 │ │ │ │ │ rsceq r7, r5, r7, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ee48 <__bss_end__@@Base+0x761798> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ee50 <__bss_end__@@Base+0x7617a0> │ │ │ │ │ + tsteq ip, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ - stclvs 3, cr6, [pc], #-380 @ e5eeb8 <__bss_end__@@Base+0x761808> │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclvs 3, cr6, [pc], #-380 @ e5eec0 <__bss_end__@@Base+0x761810> │ │ │ │ │ + stclcs 2, cr7, [pc, #-444]! @ e5ee84 <__bss_end__@@Base+0x7617d4> │ │ │ │ │ + tsteq fp, r2, lsr r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ee90 <__bss_end__@@Base+0x7617e0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ee98 <__bss_end__@@Base+0x7617e8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvc r7, [r3], #-872 @ 0xfffffc98 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + teqvc r5, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsceq r6, r5, r5, ror sp │ │ │ │ │ strbtvs r6, [lr], -sp, ror #18 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5eed0 <__bss_end__@@Base+0x761820> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eed8 <__bss_end__@@Base+0x761828> │ │ │ │ │ + @ instruction: 0x61207331 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - tsteq sp, r3, ror fp │ │ │ │ │ + rsbseq r7, r4, r3, ror r3 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ @ instruction: 0x676f6c5f │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stclcs 6, cr6, [pc, #-396]! @ e5ef3c <__bss_end__@@Base+0x76188c> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + cmnvs lr, #415236096 @ 0x18c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ef20 <__bss_end__@@Base+0x761870> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ef28 <__bss_end__@@Base+0x761878> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ cmnvs r6, r9, ror #28 │ │ │ │ │ @ instruction: 0x6e616972 │ │ │ │ │ - strbvs r3, [r4, #-628]! @ 0xfffffd8c │ │ │ │ │ - qdsubvs r7, pc, r8 @ │ │ │ │ │ + andeq r3, r0, r4, ror r2 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ef58 <__bss_end__@@Base+0x7618a8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ef60 <__bss_end__@@Base+0x7618b0> │ │ │ │ │ + tsteq r1, r2, lsr fp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - strbvs r6, [r4, #-3938]! @ 0xfffff09e │ │ │ │ │ + ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + subsvs r7, pc, #1912602624 @ 0x72000000 │ │ │ │ │ stmdbvc r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ strbtvc r7, [r9], #-1907 @ 0xfffff88d │ │ │ │ │ - strbtvs r6, [r1], #-2147 @ 0xfffff79d │ │ │ │ │ - cdpvs 15, 6, cr6, cr9, cr10, {3} │ │ │ │ │ + sbceq r6, r0, r3, ror #16 │ │ │ │ │ + tsteq fp, r8, ror r6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5efa0 <__bss_end__@@Base+0x7618f0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5efa8 <__bss_end__@@Base+0x7618f8> │ │ │ │ │ + tsteq fp, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + cmnvc r2, #460 @ 0x1cc │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbvs r6, [r4, #-879]! @ 0xfffffc91 │ │ │ │ │ - ldrbvc r7, [pc], #-884 @ e5f18c <__bss_end__@@Base+0x761adc> │ │ │ │ │ + ldrbvc r7, [pc], #-884 @ e5f194 <__bss_end__@@Base+0x761ae4> │ │ │ │ │ ldrbtvc r5, [r3], #-3951 @ 0xfffff091 │ │ │ │ │ @ instruction: 0x676e6972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5efe8 <__bss_end__@@Base+0x761938> │ │ │ │ │ - strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5eff0 <__bss_end__@@Base+0x761940> │ │ │ │ │ + cmnvc r5, #816 @ 0x330 │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x6e6f6979 │ │ │ │ │ + cmpvs r6, r9, ror r0 │ │ │ │ │ cmnvs r5, r7, ror #4 │ │ │ │ │ ldmdavs r2!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r3!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-3940]! @ 0xfffff09c │ │ │ │ │ strbvs r6, [r8, #-355]! @ 0xfffffe9d │ │ │ │ │ cdpvs 2, 6, cr7, cr15, cr4, {3} │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - strbtvc r6, [r1], #-2160 @ 0xfffff790 │ │ │ │ │ - ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + andeq r6, r0, r0, ror r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f048 <__bss_end__@@Base+0x761998> │ │ │ │ │ - strbtvc r6, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f050 <__bss_end__@@Base+0x7619a0> │ │ │ │ │ + andeq r6, r0, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ cdpvs 13, 5, cr6, cr15, cr15, {3} │ │ │ │ │ strbvs r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ stmdavs r3!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r3, r5, r6, r9, ip, sp}^ │ │ │ │ │ + tsteq r2, r9, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f098 <__bss_end__@@Base+0x7619e8> │ │ │ │ │ - rsceq r6, r5, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f0a0 <__bss_end__@@Base+0x7619f0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbtvs r6, [r6], -ip, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldrbvc r6, [pc], #-1902 @ e5f284 <__bss_end__@@Base+0x761bd4> │ │ │ │ │ + ldrbvc r6, [pc], #-1902 @ e5f28c <__bss_end__@@Base+0x761bdc> │ │ │ │ │ cmnvs pc, #444 @ 0x1bc │ │ │ │ │ cmnvc r4, #116, 10 @ 0x1d000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f0e0 <__bss_end__@@Base+0x761a30> │ │ │ │ │ - rsceq r7, r5, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f0e8 <__bss_end__@@Base+0x761a38> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - tsteq r6, r9, ror fp │ │ │ │ │ + svcpl 0x006e7279 │ │ │ │ │ rsbvs r6, r1, #31232 @ 0x7a00 │ │ │ │ │ stccc 12, cr6, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ - rsbsvc r3, r8, r1, lsr lr │ │ │ │ │ - tsteq pc, r2, ror fp @ │ │ │ │ │ + ldmdbvs r8!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f128 <__bss_end__@@Base+0x761a78> │ │ │ │ │ - tsteq r9, r2, lsr r6 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f130 <__bss_end__@@Base+0x761a80> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ - blvs 26ba8f0 <_edata@@Base+0x4678f0> │ │ │ │ │ - strbtvc r6, [r9], #-3685 @ 0xfffff19b │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + blvs 26ba8f8 <_edata@@Base+0x4678f8> │ │ │ │ │ + ldrbvc r7, [r1, #-869]! @ 0xfffffc9b │ │ │ │ │ + cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f168 <__bss_end__@@Base+0x761ab8> │ │ │ │ │ - strbtvc r6, [r1], #-3377 @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f170 <__bss_end__@@Base+0x761ac0> │ │ │ │ │ + svcvs 0x00727031 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - cmnvs lr, #-469762047 @ 0xe4000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 3, 3, r7, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbvc r6, [lr, #-365]! @ 0xfffffe93 │ │ │ │ │ - ldrbvs r6, [pc], #-3169 @ e5f354 <__bss_end__@@Base+0x761ca4> │ │ │ │ │ - rsbvs r6, pc, #6464 @ 0x1940 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + ldrbvs r6, [pc], #-3169 @ e5f35c <__bss_end__@@Base+0x761cac> │ │ │ │ │ + rsbcs r6, pc, r5, ror #26 │ │ │ │ │ + ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f1b0 <__bss_end__@@Base+0x761b00> │ │ │ │ │ - tsteq r2, r1, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f1b8 <__bss_end__@@Base+0x761b08> │ │ │ │ │ + cmnvc r7, #784 @ 0x310 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, ip, r8, asr #10 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f1e8 <__bss_end__@@Base+0x761b38> │ │ │ │ │ - stclvs 5, cr6, [r9], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f1f0 <__bss_end__@@Base+0x761b40> │ │ │ │ │ + andeq r7, r0, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs lr, r9, ror #30 │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stclvs 6, cr6, [r9], #-380 @ 0xfffffe84 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - cmnvc lr, #268 @ 0x10c │ │ │ │ │ + strbtvc r6, [lr], #-357 @ 0xfffffe9b │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f238 <__bss_end__@@Base+0x761b88> │ │ │ │ │ - ldrbtvc r6, [r2], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f240 <__bss_end__@@Base+0x761b90> │ │ │ │ │ + stclvs 2, cr6, [r5], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs sp, #478150656 @ 0x1c800000 │ │ │ │ │ rsceq r6, r5, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f270 <__bss_end__@@Base+0x761bc0> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f278 <__bss_end__@@Base+0x761bc8> │ │ │ │ │ + tsteq sp, r2, lsr sp @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r3, ip, ror #10 │ │ │ │ │ rsceq r7, r5, r3, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f2b0 <__bss_end__@@Base+0x761c00> │ │ │ │ │ - stmdbvc ip!, {r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f2b8 <__bss_end__@@Base+0x761c08> │ │ │ │ │ + cmneq r3, r2, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ cmpvs pc, #24832 @ 0x6100 │ │ │ │ │ ldclvs 13, cr6, [r0], #-444 @ 0xfffffe44 │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ - tsteq r5, r4, ror pc @ │ │ │ │ │ + smcvs 22308 @ 0x5724 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f308 <__bss_end__@@Base+0x761c58> │ │ │ │ │ - tsteq r7, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f310 <__bss_end__@@Base+0x761c60> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - andeq r0, r0, r1, rrx │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ ldclvs 1, cr6, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ - stclcs 3, cr6, [r5, #-388]! @ 0xfffffe7c │ │ │ │ │ - tsteq pc, r3, lsr r5 @ │ │ │ │ │ + cmnvs r5, #-2080374783 @ 0x84000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f358 <__bss_end__@@Base+0x761ca8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f360 <__bss_end__@@Base+0x761cb0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbvc r6, r5, #25088 @ 0x6200 │ │ │ │ │ + cmneq r5, r2, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ svcpl 0x0073726f │ │ │ │ │ stmdbvc ip!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvc r4!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + tsteq sl, r1, lsr lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f390 <__bss_end__@@Base+0x761ce0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f398 <__bss_end__@@Base+0x761ce8> │ │ │ │ │ + tsteq r2, r2, lsr fp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - svcpl 0x006c6379 │ │ │ │ │ - rsbsvc r7, r4, pc, ror #10 │ │ │ │ │ + andeq r7, r0, r9, ror r4 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ svcvs 0x006a6461 │ │ │ │ │ rsceq r6, r5, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f3d8 <__bss_end__@@Base+0x761d28> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f3e0 <__bss_end__@@Base+0x761d30> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ andeq r1, r0, r3, lsr #6 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f410 <__bss_end__@@Base+0x761d60> │ │ │ │ │ - tsteq r6, r1, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f418 <__bss_end__@@Base+0x761d68> │ │ │ │ │ + rsceq r7, r5, r1, lsr r2 │ │ │ │ │ rsbvc r7, r5, #79 @ 0x4f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ hvcvc 20994 @ 0x5202 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmneq r3, pc, ror #28 │ │ │ │ │ + cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ cmnvc lr, #108, 18 @ 0x1b0000 │ │ │ │ │ ldrbvs r6, [r6, #-3183]! @ 0xfffff391 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f440 <__bss_end__@@Base+0x761d90> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f448 <__bss_end__@@Base+0x761d98> │ │ │ │ │ + cmnvs r3, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mrrcvs 13, 7, r6, pc, cr3 @ │ │ │ │ │ + stclvs 13, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ cmnvs r8, #392 @ 0x188 │ │ │ │ │ rsbseq r6, r2, r8, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f480 <__bss_end__@@Base+0x761dd0> │ │ │ │ │ - tsteq lr, r1, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f488 <__bss_end__@@Base+0x761dd8> │ │ │ │ │ + cmnvs sp, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, #1776 @ 0x6f0 │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ - blvs 2638c40 <_edata@@Base+0x3e5c40> │ │ │ │ │ + blvs 2638c48 <_edata@@Base+0x3e5c48> │ │ │ │ │ cdpvs 5, 6, cr6, cr9, cr12, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f4c8 <__bss_end__@@Base+0x761e18> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f4d0 <__bss_end__@@Base+0x761e20> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - tsteq r5, r5, ror #6 │ │ │ │ │ + rsbsvc r7, r4, #-1811939327 @ 0x94000001 │ │ │ │ │ strbvs r6, [fp, #-372]! @ 0xfffffe8c │ │ │ │ │ @ instruction: 0x666e695f │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - tsteq pc, r3, ror #10 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f510 <__bss_end__@@Base+0x761e60> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f518 <__bss_end__@@Base+0x761e68> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ strbtvc r7, [ip], #-1395 @ 0xfffffa8d │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + cmneq r1, r2, ror #4 │ │ │ │ │ @ instruction: 0x67646557 │ │ │ │ │ rsbsvc r2, r0, #101 @ 0x65 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - ldrbvs r6, [pc, #-1396] @ e5f198 <__bss_end__@@Base+0x761ae8> │ │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f560 <__bss_end__@@Base+0x761eb0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f568 <__bss_end__@@Base+0x761eb8> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + rsbseq r6, r2, r3, ror pc │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ rsbvc r6, r9, r6, ror #24 │ │ │ │ │ strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f5a0 <__bss_end__@@Base+0x761ef0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f5a8 <__bss_end__@@Base+0x761ef8> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - cmnvs r0, ip, ror #2 │ │ │ │ │ + rsbseq r6, r2, r3, ror pc │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ cdpcc 12, 3, cr3, cr2, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f5e0 <__bss_end__@@Base+0x761f30> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f5e8 <__bss_end__@@Base+0x761f38> │ │ │ │ │ + tsteq r2, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - @ instruction: 0x6d6d7953 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ strbtvs r6, [ip], -r4, ror #4 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f620 <__bss_end__@@Base+0x761f70> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f628 <__bss_end__@@Base+0x761f78> │ │ │ │ │ + tsteq pc, r3, lsr fp @ │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ strbvc r6, [r1, #-1892]! @ 0xfffff89c │ │ │ │ │ subsvs r7, pc, #-872415231 @ 0xcc000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f650 <__bss_end__@@Base+0x761fa0> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f658 <__bss_end__@@Base+0x761fa8> │ │ │ │ │ + mrcvs 13, 2, r6, cr15, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - cmneq r5, pc, ror #8 │ │ │ │ │ + strbvs r6, [r5, #-1135]! @ 0xfffffb91 │ │ │ │ │ rsbseq r6, r4, r6, ror #12 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f690 <__bss_end__@@Base+0x761fe0> │ │ │ │ │ - stclvs 4, cr6, [pc, #-196]! @ e5f788 <__bss_end__@@Base+0x7620d8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f698 <__bss_end__@@Base+0x761fe8> │ │ │ │ │ + stclvs 1, cr6, [r2], #-196 @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ e5f250 <__bss_end__@@Base+0x761ba0> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ e5f258 <__bss_end__@@Base+0x761ba8> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - mcrvs 13, 3, r6, cr1, cr2, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #7296 @ 0x1c80 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbseq r6, r4, r2, ror r1 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f6e0 <__bss_end__@@Base+0x762030> │ │ │ │ │ - svcvs 0x00725031 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f6e8 <__bss_end__@@Base+0x762038> │ │ │ │ │ + tsteq r8, r1, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmneq r3, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ cmnvc lr, #1884160 @ 0x1cc000 │ │ │ │ │ rsbseq r7, r4, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f720 <__bss_end__@@Base+0x762070> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f728 <__bss_end__@@Base+0x762078> │ │ │ │ │ + cmnvs lr, r3, lsr r9 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - svcpl 0x00666467 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ + stclvs 5, cr7, [ip], #-412 @ 0xfffffe64 │ │ │ │ │ + andeq r0, r0, r9, rrx │ │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f750 <__bss_end__@@Base+0x7620a0> │ │ │ │ │ - tsteq r3, r1, lsr fp @ │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e5f910 <__bss_end__@@Base+0x762260> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f758 <__bss_end__@@Base+0x7620a8> │ │ │ │ │ + stclvs 5, cr7, [ip], #-196 @ 0xffffff3c │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e5f918 <__bss_end__@@Base+0x762268> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvs pc, #1605632 @ 0x188000 │ │ │ │ │ - sbceq r8, r0, r3, ror lr │ │ │ │ │ - tsteq r2, r0, ror #30 │ │ │ │ │ + strbtvc r6, [pc], #-3187 @ e5f930 <__bss_end__@@Base+0x762280> │ │ │ │ │ + rsbvc r6, pc, #99614720 @ 0x5f00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f780 <__bss_end__@@Base+0x7620d0> │ │ │ │ │ - tsteq sl, r1, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f788 <__bss_end__@@Base+0x7620d8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr5, cr14, {3} │ │ │ │ │ + strbtvc r7, [r9], #-878 @ 0xfffffc92 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbvs r3, [pc, #-1640] @ e5f30c <__bss_end__@@Base+0x761c5c> │ │ │ │ │ + ldrbvs r3, [pc, #-1640] @ e5f314 <__bss_end__@@Base+0x761c64> │ │ │ │ │ rsbvc r7, pc, #120 @ 0x78 │ │ │ │ │ - tsteq r1, r4, ror ip │ │ │ │ │ + stmdbvs lr!, {r2, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f7d0 <__bss_end__@@Base+0x762120> │ │ │ │ │ - tsteq r1, r3, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f7d8 <__bss_end__@@Base+0x762128> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmneq r3, r8, ror #6 │ │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ │ + cdpvs 3, 6, cr7, cr5, cr8, {3} │ │ │ │ │ + rsceq r7, r5, r7, ror r2 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvc pc, #1605632 @ 0x188000 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-396]! @ e5f83c <__bss_end__@@Base+0x76218c> │ │ │ │ │ + tsteq sl, r3, lsr pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f818 <__bss_end__@@Base+0x762168> │ │ │ │ │ - stmdbmi r0!, {r0, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f820 <__bss_end__@@Base+0x762170> │ │ │ │ │ + strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - andeq r7, r0, lr, ror #6 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ cmnvc r3, #411041792 @ 0x18800000 │ │ │ │ │ - blvs 263aba0 <_edata@@Base+0x3e7ba0> │ │ │ │ │ + blvs 263aba8 <_edata@@Base+0x3e7ba8> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f860 <__bss_end__@@Base+0x7621b0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f868 <__bss_end__@@Base+0x7621b8> │ │ │ │ │ + rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbeq r6, r6, r5, lsr #18 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f888 <__bss_end__@@Base+0x7621d8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f890 <__bss_end__@@Base+0x7621e0> │ │ │ │ │ + tsteq pc, r3, lsr ip @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - stmdbvs sp!, {r0, r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, r1, ror #24 │ │ │ │ │ + ldrbtvc r6, [r2], #-1381 @ 0xfffffa9b │ │ │ │ │ + svcvs 0x005f7865 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldrbvs r7, [pc], #-2149 @ e5fa7c <__bss_end__@@Base+0x7623cc> │ │ │ │ │ + ldrbvs r7, [pc], #-2149 @ e5fa84 <__bss_end__@@Base+0x7623d4> │ │ │ │ │ cmnvs r4, r9, ror #6 │ │ │ │ │ - strbvs r6, [r5, #-878]! @ 0xfffffc92 │ │ │ │ │ + cmneq r5, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f8d8 <__bss_end__@@Base+0x762228> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f8e0 <__bss_end__@@Base+0x762230> │ │ │ │ │ + tsteq pc, r3, lsr sl @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + @ instruction: 0x012f7368 │ │ │ │ │ + @ instruction: 0x011b61f8 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ - mcrvs 15, 3, r5, cr9, cr3, {3} │ │ │ │ │ + rsbeq r6, r5, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f920 <__bss_end__@@Base+0x762270> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f928 <__bss_end__@@Base+0x762278> │ │ │ │ │ + tsteq sp, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvs r7, [r6, #-869]! @ 0xfffffc9b │ │ │ │ │ + ldrbvs r7, [r2, #-869]! @ 0xfffffc9b │ │ │ │ │ stclvs 5, cr7, [lr, #-408]! @ 0xfffffe68 │ │ │ │ │ rsbeq r6, r5, r1, ror #22 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f960 <__bss_end__@@Base+0x7622b0> │ │ │ │ │ - rsbeq r6, r5, r2, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f968 <__bss_end__@@Base+0x7622b8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ svcvs 0x005f7274 │ │ │ │ │ stclvs 4, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ svcpl 0x00657a69 │ │ │ │ │ svcpl 0x0078616d │ │ │ │ │ rsbvc r6, pc, ip, ror #30 │ │ │ │ │ - rsbvc r6, sp, #1867776 @ 0x1c8000 │ │ │ │ │ + strbtvc r7, [r5], #-624 @ 0xfffffd90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5f9b8 <__bss_end__@@Base+0x762308> │ │ │ │ │ - tsteq r2, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5f9c0 <__bss_end__@@Base+0x762310> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ + rsbvc r6, lr, #420 @ 0x1a4 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ mcrvs 2, 3, r7, cr5, cr15, {2} │ │ │ │ │ ldrbvs r6, [r2, #-1380]! @ 0xfffffa9c │ │ │ │ │ - tsteq r3, r2, ror r8 │ │ │ │ │ + rsbvc r7, r5, r2, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fa08 <__bss_end__@@Base+0x762358> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fa10 <__bss_end__@@Base+0x762360> │ │ │ │ │ + tsteq sl, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr9, {3} │ │ │ │ │ cmpvc pc, #432013312 @ 0x19c00000 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr5, {3} │ │ │ │ │ ldmdbvc r2!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fa48 <__bss_end__@@Base+0x762398> │ │ │ │ │ - tsteq fp, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fa50 <__bss_end__@@Base+0x7623a0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcvs 0x00666e69 │ │ │ │ │ cmnvc r9, #1593835520 @ 0x5f000000 │ │ │ │ │ stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - tsteq sp, r4, ror r9 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fa88 <__bss_end__@@Base+0x7623d8> │ │ │ │ │ - tsteq r4, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fa90 <__bss_end__@@Base+0x7623e0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - rsbseq r6, r9, ip, ror #2 │ │ │ │ │ + ldclcc 1, cr6, [r9], #-432 @ 0xfffffe50 │ │ │ │ │ rsbvc r6, r7, #108, 2 │ │ │ │ │ strbvs r6, [r7, #-3681]! @ 0xfffff19f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fac8 <__bss_end__@@Base+0x762418> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fad0 <__bss_end__@@Base+0x762420> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ e5fae0 <__bss_end__@@Base+0x762430> │ │ │ │ │ - cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ e5fae8 <__bss_end__@@Base+0x762438> │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ @ instruction: 0x67656e5f │ │ │ │ │ strbtvc r7, [r9], -r1, ror #8 │ │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbeq r6, r4, r1, ror #24 │ │ │ │ │ + stmdbvs lr!, {r0, r5, r6, sl, fp, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fb18 <__bss_end__@@Base+0x762468> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fb20 <__bss_end__@@Base+0x762470> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e5fb34 <__bss_end__@@Base+0x762484> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e5fb3c <__bss_end__@@Base+0x76248c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - andeq r7, r0, r5, ror #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + strbvs r6, [pc, -r5, ror #24]! │ │ │ │ │ + rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldclvs 8, cr7, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ rsbeq r7, r5, pc, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fb58 <__bss_end__@@Base+0x7624a8> │ │ │ │ │ - tsteq r5, r2, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fb60 <__bss_end__@@Base+0x7624b0> │ │ │ │ │ + rsbsvc r4, r8, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00697365 │ │ │ │ │ + tsteq ip, r5, ror #6 │ │ │ │ │ rsbvc r6, sp, r4, ror r5 │ │ │ │ │ mrcvs 1, 3, r6, cr2, cr6, {3} │ │ │ │ │ - stmdbvs r5!, {r0, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - svcvs 0x00636576 │ │ │ │ │ + stmdavc r5!, {r0, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ + tsteq r8, r4, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fba0 <__bss_end__@@Base+0x7624f0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fba8 <__bss_end__@@Base+0x7624f8> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ rsbsvc r6, r7, #1845493760 @ 0x6e000000 │ │ │ │ │ smcvs 26100 @ 0x65f4 │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - sbcseq r6, r4, r5, ror #8 │ │ │ │ │ - tsteq r0, r8, asr r6 │ │ │ │ │ + ldclvs 4, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + stclvs 14, cr6, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fbe0 <__bss_end__@@Base+0x762530> │ │ │ │ │ - tsteq sl, r1, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fbe8 <__bss_end__@@Base+0x762538> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs r4, #1776 @ 0x6f0 │ │ │ │ │ - rsceq r6, r5, r1, ror #28 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvs ip!, {r2, r5, r6, r9, sp, lr}^ │ │ │ │ │ rsceq r7, r5, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fc28 <__bss_end__@@Base+0x762578> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fc30 <__bss_end__@@Base+0x762580> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - rsbeq r6, r3, pc, asr r5 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + stmdbvs r3!, {r0, r1, r2, r3, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fc70 <__bss_end__@@Base+0x7625c0> │ │ │ │ │ - tsteq sp, r1, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fc78 <__bss_end__@@Base+0x7625c8> │ │ │ │ │ + eorpl r6, r0, r1, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - tsteq sl, ip, ror #6 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr12, {3} │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ rsbvc r6, r2, #25856 @ 0x6500 │ │ │ │ │ cmpvc pc, #1862270976 @ 0x6f000000 │ │ │ │ │ - strbvc r7, [lr, #-1125] @ 0xfffffb9b │ │ │ │ │ + tsteq fp, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fcc0 <__bss_end__@@Base+0x762610> │ │ │ │ │ - rsceq r7, r5, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fcc8 <__bss_end__@@Base+0x762618> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ rsbscs r6, r8, ip, ror #10 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ rsceq r7, r5, r5, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fcf8 <__bss_end__@@Base+0x762648> │ │ │ │ │ - rsbvc r6, pc, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fd00 <__bss_end__@@Base+0x762650> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 28bb040 <_edata@@Base+0x668040> │ │ │ │ │ + bvc 28bb048 <_edata@@Base+0x668048> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + andeq r4, r0, r4, asr fp │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ - rsbpl r7, pc, r5, ror #8 │ │ │ │ │ + cdpvs 4, 6, cr7, cr15, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fd30 <__bss_end__@@Base+0x762680> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fd38 <__bss_end__@@Base+0x762688> │ │ │ │ │ + rsceq r7, r5, r2, lsr r2 │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - andeq r6, r0, ip, ror #10 │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fd60 <__bss_end__@@Base+0x7626b0> │ │ │ │ │ - tsteq lr, r1, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fd68 <__bss_end__@@Base+0x7626b8> │ │ │ │ │ + rsceq r7, r5, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ rsbseq r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fda0 <__bss_end__@@Base+0x7626f0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fda8 <__bss_end__@@Base+0x7626f8> │ │ │ │ │ + tsteq r6, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbvc r7, [lr, #-869]! @ 0xfffffc9b │ │ │ │ │ - rsbseq r6, r2, sp, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r8, pc, asr r5 │ │ │ │ │ - ldrbvs r7, [pc], #-1123 @ e5ff98 <__bss_end__@@Base+0x7628e8> │ │ │ │ │ + ldrbvs r7, [pc], #-1123 @ e5ffa0 <__bss_end__@@Base+0x7628f0> │ │ │ │ │ strbtvs r7, [r9], #-1641 @ 0xfffff997 │ │ │ │ │ - strbtvc r6, [pc], #-3941 @ e5ffa0 <__bss_end__@@Base+0x7628f0> │ │ │ │ │ - rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ + cdpvs 14, 6, cr6, cr5, cr5, {3} │ │ │ │ │ + @ instruction: 0x6c616974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fdf8 <__bss_end__@@Base+0x762748> │ │ │ │ │ - @ instruction: 0x676f4c33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fe00 <__bss_end__@@Base+0x762750> │ │ │ │ │ + cmnvs r9, #3264 @ 0xcc0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + tsteq r1, r1, lsr r8 │ │ │ │ │ cmnvs sl, r1, ror #8 │ │ │ │ │ cmnvs lr, #415236096 @ 0x18c00000 │ │ │ │ │ smcvs 54777 @ 0xd5f9 │ │ │ │ │ stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fe40 <__bss_end__@@Base+0x762790> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fe48 <__bss_end__@@Base+0x762798> │ │ │ │ │ + cmnvs r5, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ e5fe88 <__bss_end__@@Base+0x7627d8> │ │ │ │ │ + tsteq r9, r3, lsr lr @ │ │ │ │ │ rsbvc r7, pc, sp, ror #18 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fe88 <__bss_end__@@Base+0x7627d8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fe90 <__bss_end__@@Base+0x7627e0> │ │ │ │ │ + strbvs r6, [lr, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1834514,467 +1834288,467 @@ │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbvc r6, [lr, #-2420]! @ 0xfffff68c │ │ │ │ │ svcpl 0x0073756f │ │ │ │ │ @ instruction: 0x66696e75 │ │ │ │ │ - cmnvs sp, pc, ror #4 │ │ │ │ │ + rsbcs r7, sp, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5fed8 <__bss_end__@@Base+0x762828> │ │ │ │ │ - @ instruction: 0x66666932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5fee0 <__bss_end__@@Base+0x762830> │ │ │ │ │ + strbtvc r6, [r1], #-2354 @ 0xfffff6ce │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - ldclvs 3, cr6, [pc, #-476] @ e5fee4 <__bss_end__@@Base+0x762834> │ │ │ │ │ + stclcs 5, cr6, [pc, #-432]! @ e5ff10 <__bss_end__@@Base+0x762860> │ │ │ │ │ + tsteq r6, r3, lsr pc │ │ │ │ │ + ldclvs 3, cr6, [pc, #-476] @ e5feec <__bss_end__@@Base+0x76283c> │ │ │ │ │ ldmdbvc r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - rsbcs r6, lr, r2, ror r1 │ │ │ │ │ + strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ff20 <__bss_end__@@Base+0x762870> │ │ │ │ │ - cmnvc r5, #13056 @ 0x3300 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ff28 <__bss_end__@@Base+0x762878> │ │ │ │ │ + rsbsvc r7, r4, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - stclcs 3, cr7, [r5, #-396]! @ 0xfffffe74 │ │ │ │ │ - tsteq r7, r3, lsr sp │ │ │ │ │ + stmdbvs r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ff60 <__bss_end__@@Base+0x7628b0> │ │ │ │ │ - cmneq r4, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ff68 <__bss_end__@@Base+0x7628b8> │ │ │ │ │ + rsceq r7, r5, r3, lsr r3 │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ cmnvc sp, #478150656 @ 0x1c800000 │ │ │ │ │ rsceq r6, r5, r9, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ff90 <__bss_end__@@Base+0x7628e0> │ │ │ │ │ - @ instruction: 0x676f4c32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ff98 <__bss_end__@@Base+0x7628e8> │ │ │ │ │ + cmnvs r9, #3200 @ 0xc80 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - cmneq sp, lr, ror #30 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r6, [r4, #-370]! @ 0xfffffe8e │ │ │ │ │ mcrvs 0, 3, r7, cr1, cr8, {3} │ │ │ │ │ - stclcs 6, cr6, [pc, #-400]! @ e5fff0 <__bss_end__@@Base+0x762940> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclvs 1, cr6, [sp, #-400]! @ 0xfffffe70 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e5ffd8 <__bss_end__@@Base+0x762928> │ │ │ │ │ - rsbvc r7, pc, #822083584 @ 0x31000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e5ffe0 <__bss_end__@@Base+0x762930> │ │ │ │ │ + cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stclcs 14, cr6, [pc, #-444]! @ e60004 <__bss_end__@@Base+0x762954> │ │ │ │ │ - tsteq r9, r1, lsr r1 │ │ │ │ │ + cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x006c6662 │ │ │ │ │ rsbseq r7, r0, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60020 <__bss_end__@@Base+0x762970> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60028 <__bss_end__@@Base+0x762978> │ │ │ │ │ + stmdbvc ip!, {r0, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ + tsteq r9, r2, lsr r1 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ svcpl 0x00636e5f │ │ │ │ │ svcvs 0x006e6f6d │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60070 <__bss_end__@@Base+0x7629c0> │ │ │ │ │ - @ instruction: 0x77617232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60078 <__bss_end__@@Base+0x7629c8> │ │ │ │ │ + rsceq r7, r5, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - cmpvs r6, lr, ror #10 │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + rsbcs r6, ip, lr, ror #10 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ rsceq r6, r5, r4, ror r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e600b0 <__bss_end__@@Base+0x762a00> │ │ │ │ │ - rsceq r7, r5, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e600b8 <__bss_end__@@Base+0x762a08> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - strbvs r6, [r3, #-2419]! @ 0xfffff68d │ │ │ │ │ - stmdbvs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, r3, ror r5 │ │ │ │ │ + tsteq sp, r0, lsl #22 │ │ │ │ │ rsbvc r7, r5, #105906176 @ 0x6500000 │ │ │ │ │ rsceq r7, r5, r9, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e600f0 <__bss_end__@@Base+0x762a40> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e600f8 <__bss_end__@@Base+0x762a48> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvc r6, [r5], -r5, ror #24 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmnvs r6, lr, ror #6 │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60130 <__bss_end__@@Base+0x762a80> │ │ │ │ │ - tsteq r6, r1, lsr ip │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e602f0 <__bss_end__@@Base+0x762c40> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60138 <__bss_end__@@Base+0x762a88> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e602f8 <__bss_end__@@Base+0x762c48> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r6, [lr, #-3689]! @ 0xfffff197 │ │ │ │ │ svcvs 0x00727072 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmneq r3, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60160 <__bss_end__@@Base+0x762ab0> │ │ │ │ │ - stmdbvc ip!, {r1, r4, r5, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60168 <__bss_end__@@Base+0x762ab8> │ │ │ │ │ + tsteq lr, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbvs r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ - stclvs 3, cr6, [pc, #-380]! @ e601ec <__bss_end__@@Base+0x762b3c> │ │ │ │ │ + stclvs 3, cr6, [pc, #-380]! @ e601f4 <__bss_end__@@Base+0x762b44> │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e601c0 <__bss_end__@@Base+0x762b10> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e601c8 <__bss_end__@@Base+0x762b18> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - @ instruction: 0x77746870 │ │ │ │ │ + tsteq r2, r0, ror r8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e601f0 <__bss_end__@@Base+0x762b40> │ │ │ │ │ - rsbeq r6, ip, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e601f8 <__bss_end__@@Base+0x762b48> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r1, #99614720 @ 0x5f00000 │ │ │ │ │ cmnvs lr, #1073741850 @ 0x4000001a │ │ │ │ │ - ldrbvs r6, [r6, #-3173]! @ 0xfffff39b │ │ │ │ │ + cmneq r3, r5, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60238 <__bss_end__@@Base+0x762b88> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60240 <__bss_end__@@Base+0x762b90> │ │ │ │ │ + tsteq r9, r3, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - cmnvs r5, r5, asr #2 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ + tsteq sp, r3, ror r6 │ │ │ │ │ cmnvs r9, #2030043136 @ 0x79000000 │ │ │ │ │ teqcc ip, r3, ror r0 │ │ │ │ │ - rsbvc r6, r3, #-2147483633 @ 0x8000000f │ │ │ │ │ - rsceq r7, r5, pc, ror #6 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60280 <__bss_end__@@Base+0x762bd0> │ │ │ │ │ - tsteq fp, r2, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60288 <__bss_end__@@Base+0x762bd8> │ │ │ │ │ + rsceq r7, r5, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvs r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e602b8 <__bss_end__@@Base+0x762c08> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e602c0 <__bss_end__@@Base+0x762c10> │ │ │ │ │ + @ instruction: 0x6d6d7931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ ldclvs 1, cr6, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ - @ instruction: 0x676f7250 │ │ │ │ │ + strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60310 <__bss_end__@@Base+0x762c60> │ │ │ │ │ - ldrbtvc r6, [r4], #-818 @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60318 <__bss_end__@@Base+0x762c68> │ │ │ │ │ + tsteq r1, r2, lsr r8 │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmneq r5, r2, ror #24 │ │ │ │ │ + rsbcs r6, r5, r2, ror #24 │ │ │ │ │ stclvs 4, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [r3, #-1379]! @ 0xfffffa9d │ │ │ │ │ - tsteq lr, r8, ror r0 │ │ │ │ │ + ldrbtvs r6, [r3], #-1379 @ 0xfffffa9d │ │ │ │ │ + subsvc r6, pc, pc, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60348 <__bss_end__@@Base+0x762c98> │ │ │ │ │ - tsteq pc, r3, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60350 <__bss_end__@@Base+0x762ca0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - strbvc r6, [r4, #-1377]! @ 0xfffffa9f │ │ │ │ │ - cmpvs pc, #415236096 @ 0x18c00000 │ │ │ │ │ + ldrbtvc r6, [r3], #-3681 @ 0xfffff19f │ │ │ │ │ + tsteq sp, r3, ror r5 @ │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ mrrcvs 13, 6, r6, pc, cr15 @ │ │ │ │ │ cmnvs ip, r1, rrx │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + tsteq r9, r3, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60398 <__bss_end__@@Base+0x762ce8> │ │ │ │ │ - rsbcs r6, r5, r2, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e603a0 <__bss_end__@@Base+0x762cf0> │ │ │ │ │ + andeq r6, r0, r2, lsr lr │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmneq r5, r2, ror #24 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ mrcvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ │ cmnvs r9, #100, 30 @ 0x190 │ │ │ │ │ stmdavs r1!, {r0, r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00726465 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - cdpvs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r8, #97 @ 0x61 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e603e0 <__bss_end__@@Base+0x762d30> │ │ │ │ │ - strbvs r6, [ip, #-2355]! @ 0xfffff6cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e603e8 <__bss_end__@@Base+0x762d38> │ │ │ │ │ + @ instruction: 0x61207433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbtvc r7, [r3], #-872 @ 0xfffffc98 │ │ │ │ │ - qdsubvs r7, pc, ip @ │ │ │ │ │ + cmpeq r6, r8, ror #6 │ │ │ │ │ + tsteq r9, r0, ror #20 │ │ │ │ │ cmnvc pc, #25344 @ 0x6300 │ │ │ │ │ stclvs 6, cr6, [r9], #-404 @ 0xfffffe6c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ e60444 <__bss_end__@@Base+0x762d94> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60428 <__bss_end__@@Base+0x762d78> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60430 <__bss_end__@@Base+0x762d80> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ e60448 <__bss_end__@@Base+0x762d98> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r7, r5, #101711872 @ 0x6100000 │ │ │ │ │ svcpl 0x00656761 │ │ │ │ │ rsbvc r6, r7, #100, 10 @ 0x19000000 │ │ │ │ │ - cmpvs r6, r5, ror #10 │ │ │ │ │ + rsbscs r6, r3, r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60480 <__bss_end__@@Base+0x762dd0> │ │ │ │ │ - rsbsvc r6, r5, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60488 <__bss_end__@@Base+0x762dd8> │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 7, cr7, cr5, cr8, {3} │ │ │ │ │ - rsbvc r6, pc, #110100480 @ 0x6900000 │ │ │ │ │ + rsceq r7, r8, r8, ror #6 │ │ │ │ │ + tsteq r0, r8, lsr #17 │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r6, ror #18 │ │ │ │ │ + ldrbvs r7, [r4, #-2406]! @ 0xfffff69a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e604d0 <__bss_end__@@Base+0x762e20> │ │ │ │ │ - ldclvs 15, cr6, [r2, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e604d8 <__bss_end__@@Base+0x762e28> │ │ │ │ │ + rsbcs r6, sp, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - strbtvc r6, [r5], #-1135 @ 0xfffffb91 │ │ │ │ │ + rsbeq r6, r5, pc, ror #8 │ │ │ │ │ rsbseq r6, r3, r1, ror #4 │ │ │ │ │ rsceq r7, r5, r0, ror #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60510 <__bss_end__@@Base+0x762e60> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60518 <__bss_end__@@Base+0x762e68> │ │ │ │ │ + rsbvc r7, pc, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - rsbseq r6, r3, r3, ror lr │ │ │ │ │ + strbtvc r7, [r5], #-883 @ 0xfffffc8d │ │ │ │ │ svcvs 0x00636962 │ │ │ │ │ cmnvs r5, #1760 @ 0x6e0 │ │ │ │ │ svcpl 0x00646574 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + tsteq r1, r4, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60550 <__bss_end__@@Base+0x762ea0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60558 <__bss_end__@@Base+0x762ea8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclvs 3, cr7, [r1], #-416 @ 0xfffffe60 │ │ │ │ │ - strbtvc r6, [pc], #-3954 @ e60734 <__bss_end__@@Base+0x763084> │ │ │ │ │ + rscseq r7, fp, r8, ror #6 │ │ │ │ │ + @ instruction: 0x0113e198 │ │ │ │ │ cmnvs r7, r1, ror r3 │ │ │ │ │ rsceq r7, r5, r0, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60590 <__bss_end__@@Base+0x762ee0> │ │ │ │ │ - tsteq r2, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60598 <__bss_end__@@Base+0x762ee8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + tsteq sp, r7, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e605d8 <__bss_end__@@Base+0x762f28> │ │ │ │ │ - tsteq sl, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e605e0 <__bss_end__@@Base+0x762f30> │ │ │ │ │ + ldmdbvs r4!, {r0, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1834983,94 +1834757,92 @@ │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ svcpl 0x006e696d │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpvs pc, #6619136 @ 0x650000 │ │ │ │ │ rsbvc r7, r5, #116391936 @ 0x6f00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60620 <__bss_end__@@Base+0x762f70> │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60628 <__bss_end__@@Base+0x762f78> │ │ │ │ │ + tsteq ip, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ e60660 <__bss_end__@@Base+0x762fb0> │ │ │ │ │ - tsteq sl, r3, lsr r3 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvc pc, #-1543503871 @ 0xa4000001 │ │ │ │ │ - strbtvs r6, [pc], #-1129 @ e6080c <__bss_end__@@Base+0x76315c> │ │ │ │ │ + strbtvs r6, [pc], #-1129 @ e60814 <__bss_end__@@Base+0x763164> │ │ │ │ │ stmdavs r1!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ svcvs 0x00726465 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - rsbcs r7, r8, r1, rrx │ │ │ │ │ + rsbvc r7, r8, r1, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60670 <__bss_end__@@Base+0x762fc0> │ │ │ │ │ - tsteq r5, r3, lsr sl │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60678 <__bss_end__@@Base+0x762fc8> │ │ │ │ │ + stmdavc r9!, {r0, r1, r4, r5, r9, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvs r7, [r5], #-872 @ 0xfffffc98 │ │ │ │ │ - ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ + svcvs 0x00747368 │ │ │ │ │ + andeq r7, r0, r2, ror r3 │ │ │ │ │ ldrbvc r6, [r1, #-1395]! @ 0xfffffa8d │ │ │ │ │ rsceq r6, r5, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e606b0 <__bss_end__@@Base+0x763000> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e606b8 <__bss_end__@@Base+0x763008> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr7, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1687552 @ 0x19c000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stclvs 2, cr7, [r5, #-460]! @ 0xfffffe34 │ │ │ │ │ strbtvs r7, [r5], -pc, ror #12 │ │ │ │ │ ldrbtvc r7, [r3], #-617 @ 0xfffffd97 │ │ │ │ │ - strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ + cmpvs r0, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e606e8 <__bss_end__@@Base+0x763038> │ │ │ │ │ - andeq r7, r0, r3, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e606f0 <__bss_end__@@Base+0x763040> │ │ │ │ │ + ldmdbvc r4!, {r0, r1, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - stclcs 6, cr6, [pc, #-412]! @ e6071c <__bss_end__@@Base+0x76306c> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr9, {3} │ │ │ │ │ rsbvc r6, pc, #116, 12 @ 0x7400000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e60718 <__bss_end__@@Base+0x763068> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e60720 <__bss_end__@@Base+0x763070> │ │ │ │ │ + cmnvc lr, #51, 30 @ 0xcc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-388]! @ e6077c <__bss_end__@@Base+0x7630cc> │ │ │ │ │ - tsteq pc, r2, lsr r0 @ │ │ │ │ │ + svcpl 0x006f6561 │ │ │ │ │ + rsbvc r6, pc, #6208 @ 0x1840 │ │ │ │ │ mrcvs 1, 3, r6, cr2, cr7, {3} │ │ │ │ │ rsbeq r6, r7, r9, ror #28 │ │ │ │ │ - strbtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsceq r7, r5, r1, ror #6 │ │ │ │ │ eorscc r3, r8, #-1073741807 @ 0xc0000011 │ │ │ │ │ rsceq r3, r6, r5, lsr r2 │ │ │ │ │ eorscc r3, r8, #-1073741807 @ 0xc0000011 │ │ │ │ │ rsceq r3, r6, r5, lsr r3 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ eorscc r3, r5, #805306373 @ 0x30000005 │ │ │ │ │ @@ -1836185,16 +1835957,14 @@ │ │ │ │ │ andle r0, r0, r0, lsl r0 │ │ │ │ │ sbceq r7, r3, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ - adcseq r1, r7, r0, ror r5 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r3, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, ror fp │ │ │ │ │ smulleq r9, r3, r8, fp │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ tsteq r3, r0, ror #22 │ │ │ │ │ @@ -1836489,14 +1836259,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r3], #40 @ 0x28 │ │ │ │ │ adcseq r6, r4, r0, ror #1 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r0, ror #14 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ + adcseq r1, r7, r0, ror r5 │ │ │ │ │ + ... │ │ │ │ │ sbceq r9, r3, r8, lsr #1 │ │ │ │ │ adcseq r5, r4, r8, lsr #29 │ │ │ │ │ sbcseq ip, r4, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ @@ -1836592,16 +1836365,14 @@ │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r3, r0, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011e53f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ - rsbeq ip, pc, r8, asr #23 │ │ │ │ │ sbceq r7, r3, r8, asr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlaltbeq r4, r0, r8, r5 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ teqeq r0, r0, ror r6 │ │ │ │ │ smlabbeq sp, r8, r8, r4 │ │ │ │ │ ... │ │ │ │ │ @@ -1836619,15 +1836390,16 @@ │ │ │ │ │ smulleq r7, r3, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ teqeq r0, r8, ror #28 │ │ │ │ │ strdeq r6, [pc, -r8] │ │ │ │ │ tsteq r7, r8, ror #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ... │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ + rsbeq ip, pc, r8, asr #23 │ │ │ │ │ sbceq r7, r3, r0, lsl #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x011cc2d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r0, lsr pc │ │ │ │ │ @@ -1838409,21 +1838181,21 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbvs r7, [r1, -r4, ror #2]! │ │ │ │ │ rsbeq r2, pc, r9, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3e9104 <__stack_chk_guard@@Base+0x15c03c> │ │ │ │ │ + b 3ef2d0 <__stack_chk_guard@@Base+0x162208> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3e9108 <__stack_chk_guard@@Base+0x15c040> │ │ │ │ │ + b 3ef2d0 <__stack_chk_guard@@Base+0x162208> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3e910c <__stack_chk_guard@@Base+0x15c044> │ │ │ │ │ + b 3ef2c0 <__stack_chk_guard@@Base+0x1621f8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3e9118 <__stack_chk_guard@@Base+0x15c050> │ │ │ │ │ + b 3ef2d4 <__stack_chk_guard@@Base+0x16220c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl ff9bbfa4 <_edata@@Base+0xfd768fa4> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf6460ff8 │ │ │ │ │ vsubw.s8 , q0, d16 │ │ │ │ │ @ instruction: 0xf8d303e6 │ │ │ │ │ @@ -1840330,15 +1840102,15 @@ │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ tsteq r5, r8, ror r6 │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ tsteq r5, r8, lsl r7 │ │ │ │ │ adcseq r9, r9, r8, lsl #5 │ │ │ │ │ adcseq r9, r3, r0, lsr #7 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ tsteq r5, r8, ror #25 │ │ │ │ │ tsteq r5, r0, lsr #26 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ adcseq fp, pc, r8, asr #22 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ @@ -1842587,15 +1842359,15 @@ │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ addeq r5, r0, r8, ror #23 │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ addeq r2, r0, r8, asr #12 │ │ │ │ │ addeq r5, r2, r8, ror r3 │ │ │ │ │ @ instruction: 0x008252b0 │ │ │ │ │ ldrshteq pc, [r3], r0 @ │ │ │ │ │ - sbceq r4, r0, r0, lsl #1 │ │ │ │ │ + sbceq r4, r0, r8, lsr #1 │ │ │ │ │ strhteq r5, [r8], #0 │ │ │ │ │ rsceq r5, r8, r0, ror #1 │ │ │ │ │ strdeq r5, [r8], #8 @ │ │ │ │ │ smulleq sp, r1, r0, r4 │ │ │ │ │ rsceq r4, r8, r0, ror #31 │ │ │ │ │ rsceq r7, r6, r1, lsl #1 │ │ │ │ │ smlaleq r7, r6, r5, r0 │ │ │ │ │ @@ -1843316,30 +1843088,30 @@ │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ mcrcs 3, 1, r6, cr15, cr2, {3} │ │ │ │ │ rsbsvc r2, r3, #46, 30 @ 0xb8 │ │ │ │ │ ldrbvc r2, [r3, #-3939]! @ 0xfffff09d │ │ │ │ │ cmncc r6, r0, ror r2 │ │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ │ andeq r1, r0, r0, ror r7 │ │ │ │ │ - b 3edf04 <__stack_chk_guard@@Base+0x160e3c> │ │ │ │ │ + b 3f42f4 <__stack_chk_guard@@Base+0x16722c> │ │ │ │ │ ldrdeq r1, [r6], #136 @ 0x88 @ │ │ │ │ │ strbtvc r6, [pc], #-3184 @ e69a50 <__bss_end__@@Base+0x76c3a0> │ │ │ │ │ eorscs r6, sl, r2, lsr r4 │ │ │ │ │ rsbcs r6, ip, r1, ror #24 │ │ │ │ │ strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ @ instruction: 0x61207365 │ │ │ │ │ mcrvs 5, 1, r6, cr0, cr2, {3} │ │ │ │ │ cdpvs 14, 2, cr6, cr13, cr15, {3} │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ eorcs r6, ip, r9, ror #6 │ │ │ │ │ @ instruction: 0x6320726f │ │ │ │ │ rsbsvc r6, r0, ip, ror #18 │ │ │ │ │ cdpvc 4, 2, cr6, cr14, cr5, {3} │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ strbtvc r6, [pc], #-3184 @ e69a88 <__bss_end__@@Base+0x76c3d8> │ │ │ │ │ eorscs r6, sl, r2, lsr r4 │ │ │ │ │ rsbsvc r7, r0, #6619136 @ 0x650000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strvs r6, [r0, #-3695]! @ 0xfffff191 │ │ │ │ │ strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ cmnvc r5, #1627389952 @ 0x61000000 │ │ │ │ │ @@ -1843551,15 +1843323,15 @@ │ │ │ │ │ rsbvs r3, r1, #56, 18 @ 0xe0000 │ │ │ │ │ strbtvs r6, [r5], -r3, ror #8 │ │ │ │ │ bvs 28c3f7c <_edata@@Base+0x670f7c> │ │ │ │ │ cdpvs 12, 6, cr6, cr13, cr11, {3} │ │ │ │ │ rsbsvc r7, r1, #111 @ 0x6f │ │ │ │ │ @ instruction: 0x76757473 │ │ │ │ │ bvc 2cc7fcc <_edata@@Base+0xa74fcc> │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ subpl r4, fp, #1073741843 @ 0x40000013 │ │ │ │ │ eorscs r5, sl, r1, asr #8 │ │ │ │ │ strbvc r7, [r7, #-609]! @ 0xfffffd9f │ │ │ │ │ strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ cmnvc r5, #32, 26 @ 0x800 │ │ │ │ │ strbvs r2, [r2, #-116]! @ 0xffffff8c │ │ │ │ │ cdpvs 1, 2, cr6, cr0, cr0, {1} │ │ │ │ │ @@ -1844587,15 +1844359,15 @@ │ │ │ │ │ eorscc r3, r9, #-1073741807 @ 0xc0000011 │ │ │ │ │ rsceq r3, r5, r1, lsr r8 │ │ │ │ │ eorscc r3, r9, #-1073741807 @ 0xc0000011 │ │ │ │ │ rsceq r3, r5, r1, lsr r9 │ │ │ │ │ ldrbpl r4, [r3], #-1362 @ 0xfffffaae │ │ │ │ │ ldrbmi r4, [r2, -sp, lsr #2] │ │ │ │ │ eorscc r3, r8, #805306373 @ 0x30000005 │ │ │ │ │ - @ instruction: 0xf7df3336 │ │ │ │ │ + @ instruction: 0xb6e03336 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ rsceq r5, r5, r8, lsl #16 │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ @@ -1844651,15 +1844423,15 @@ │ │ │ │ │ cdpvs 6, 6, cr7, cr9, cr12, {3} │ │ │ │ │ svcvs 0x00722067 │ │ │ │ │ rsbscs r7, r3, pc, ror #8 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbtvc r7, [pc], #-1393 @ e6af18 <__bss_end__@@Base+0x76d868> │ │ │ │ │ strbtvc r6, [lr], #-1385 @ 0xfffffa97 │ │ │ │ │ vstrcs.16 s9, [lr, #-230] @ 0xffffff1a @ │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ smlaleq r3, r5, r0, sl │ │ │ │ │ ldclvs 13, cr6, [r0], #-292 @ 0xfffffedc │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtvs r6, [r0], -pc, ror #28 │ │ │ │ │ strtcs r7, [r0], #-623 @ 0xfffffd91 │ │ │ │ │ @@ -1846191,770 +1845963,772 @@ │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ svcmi 0x00206473 │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ + ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ + rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c5d8 <__bss_end__@@Base+0x76ef28> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c5e0 <__bss_end__@@Base+0x76ef30> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbscs r6, r9, ip, ror #2 │ │ │ │ │ - strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ + cmnvc r9, #108, 2 │ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ │ strbtvs r6, [r4], -pc, ror #8 │ │ │ │ │ rsceq r6, r5, r5, ror lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c618 <__bss_end__@@Base+0x76ef68> │ │ │ │ │ - andeq r7, r0, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c620 <__bss_end__@@Base+0x76ef70> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - subvc r6, pc, pc, ror #28 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + andeq r6, r0, pc, ror #28 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ cmncc r6, r3, ror #30 │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c660 <__bss_end__@@Base+0x76efb0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c668 <__bss_end__@@Base+0x76efb8> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbeq r7, lr, r3, ror #6 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvs r6, r9, #1073741851 @ 0x4000001b │ │ │ │ │ rsceq lr, r5, r5, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c6b0 <__bss_end__@@Base+0x76f000> │ │ │ │ │ - strbtvc r6, [r5], #-3377 @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c6b8 <__bss_end__@@Base+0x76f008> │ │ │ │ │ + cmnvs r2, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ e6c6cc <__bss_end__@@Base+0x76f01c> │ │ │ │ │ + andeq r7, r0, r2, lsr sp │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ rsbvc r7, r5, #99614720 @ 0x5f00000 │ │ │ │ │ svcpl 0x00786574 │ │ │ │ │ ldrbvs r6, [sl, #-2419]! @ 0xfffff68d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c6f8 <__bss_end__@@Base+0x76f048> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c700 <__bss_end__@@Base+0x76f050> │ │ │ │ │ + strbvc r6, [r2, #-1331]! @ 0xfffffacd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ e6c740 <__bss_end__@@Base+0x76f090> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr15, {2} │ │ │ │ │ ldrbvc r5, [r3, #-3947]! @ 0xfffff095 │ │ │ │ │ - cmpvs r2, sp, rrx │ │ │ │ │ + rsbvc r5, r1, #114294784 @ 0x6d00000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c740 <__bss_end__@@Base+0x76f090> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c748 <__bss_end__@@Base+0x76f098> │ │ │ │ │ + rsbseq r7, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldrbvs r5, [r0, #-3944]! @ 0xfffff098 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cmnvc r9, #1342177286 @ 0x50000006 │ │ │ │ │ + rsbseq r7, r9, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c788 <__bss_end__@@Base+0x76f0d8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c790 <__bss_end__@@Base+0x76f0e0> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs r9, #104, 6 @ 0xa0000001 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697368 │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ mcrvs 12, 3, r6, cr5, cr10, {3} │ │ │ │ │ rsbeq r7, r8, r7, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c7c8 <__bss_end__@@Base+0x76f118> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c7d0 <__bss_end__@@Base+0x76f120> │ │ │ │ │ + andeq r0, r0, r3, lsr r5 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 28c7b10 <_edata@@Base+0x674b10> │ │ │ │ │ + bvc 28c7b18 <_edata@@Base+0x674b18> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - cmpvs r6, r4, asr fp │ │ │ │ │ + rsbscs r4, r3, r4, asr fp │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldmdbvs r5!, {r1, r4, r5, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c7f8 <__bss_end__@@Base+0x76f148> │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c800 <__bss_end__@@Base+0x76f150> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ rsbcc r7, r9, #112, 10 @ 0x1c000000 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c838 <__bss_end__@@Base+0x76f188> │ │ │ │ │ - strbtvc r7, [lr], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c840 <__bss_end__@@Base+0x76f190> │ │ │ │ │ + ldmdbvs r6!, {r1, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ stclvs 12, cr6, [r9, #-464]! @ 0xfffffe30 │ │ │ │ │ strbtvc r7, [r9], #-1907 @ 0xfffff88d │ │ │ │ │ - cmnvs lr, #6488064 @ 0x630000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 8, 6, cr6, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c880 <__bss_end__@@Base+0x76f1d0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c888 <__bss_end__@@Base+0x76f1d8> │ │ │ │ │ + rsbvc r6, r5, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-464]! @ e6c898 <__bss_end__@@Base+0x76f1e8> │ │ │ │ │ + cmpmi fp, r3, lsr r3 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ - ldrbvs r6, [pc], #-2402 @ e6ca74 <__bss_end__@@Base+0x76f3c4> │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + ldrbvs r6, [pc], #-2402 @ e6ca7c <__bss_end__@@Base+0x76f3cc> │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c8d0 <__bss_end__@@Base+0x76f220> │ │ │ │ │ - @ instruction: 0x67666231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c8d8 <__bss_end__@@Base+0x76f228> │ │ │ │ │ + smladxeq sp, r1, r5, r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ - strbpl r4, [pc], #-3651 @ e6cac0 <__bss_end__@@Base+0x76f410> │ │ │ │ │ + cmpvs r6, lr, ror #6 │ │ │ │ │ + strbpl r4, [pc], #-3651 @ e6cac8 <__bss_end__@@Base+0x76f418> │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c918 <__bss_end__@@Base+0x76f268> │ │ │ │ │ - @ instruction: 0x77617233 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c920 <__bss_end__@@Base+0x76f270> │ │ │ │ │ + @ instruction: 0x66656433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ + cmpvs r6, r7, rrx │ │ │ │ │ ldclvs 1, cr6, [r2, #-416]! @ 0xfffffe60 │ │ │ │ │ cmnvs r9, #1776 @ 0x6f0 │ │ │ │ │ svcpl 0x006f745f │ │ │ │ │ - rsbcs r7, r9, r0, ror r3 │ │ │ │ │ + rsbvc r7, r9, r0, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c968 <__bss_end__@@Base+0x76f2b8> │ │ │ │ │ - bcs 196fff0 <__bss_end__@@Base+0x1272940> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c970 <__bss_end__@@Base+0x76f2c0> │ │ │ │ │ + stccc 3, cr7, [r0], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - vnmulvs.f16 s13, s30, s7 @ │ │ │ │ │ + cmpvs r6, r3, rrx │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvc pc, #1605632 @ 0x188000 │ │ │ │ │ - rsbscs r6, r2, r4, ror #30 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + svceq 0x00067364 │ │ │ │ │ + subspl r2, r0, #320 @ 0x140 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6c9b8 <__bss_end__@@Base+0x76f308> │ │ │ │ │ - stmdbvs pc!, {r0, r4, r5, ip, sp, lr}^ @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6c9c0 <__bss_end__@@Base+0x76f310> │ │ │ │ │ + svceq 0x00080031 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r3, lr, ror #6 │ │ │ │ │ + cmnvc r9, #-1207959551 @ 0xb8000001 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ stclvs 4, cr6, [r5], #-128 @ 0xffffff80 │ │ │ │ │ strbtvc r6, [r9], #-3433 @ 0xfffff297 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbmi r7, [r3, #-613]! @ 0xfffffd9b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ca08 <__bss_end__@@Base+0x76f358> │ │ │ │ │ - rsbseq r6, r4, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ca10 <__bss_end__@@Base+0x76f360> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ svcvs 0x0065675f │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - rsbvc r6, r1, r9, ror #6 │ │ │ │ │ - cdpeq 3, 5, cr7, cr6, cr8, {3} │ │ │ │ │ + ldrbvs r6, [r4, #-873]! @ 0xfffffc97 │ │ │ │ │ + rsbseq r6, r8, ip, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ca58 <__bss_end__@@Base+0x76f3a8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ e6cafc <__bss_end__@@Base+0x76f44c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ca60 <__bss_end__@@Base+0x76f3b0> │ │ │ │ │ + strbpl r4, [r5], #-1842 @ 0xfffff8ce │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ e6cb04 <__bss_end__@@Base+0x76f454> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e6ca6c <__bss_end__@@Base+0x76f3bc> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e6ca74 <__bss_end__@@Base+0x76f3c4> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ rsbeq r6, r9, r0, ror r8 │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ca90 <__bss_end__@@Base+0x76f3e0> │ │ │ │ │ - rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ca98 <__bss_end__@@Base+0x76f3e8> │ │ │ │ │ + svcvs 0x00617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - svceq 0x00094d73 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ strbtvs r7, [r9], #-1887 @ 0xfffff8a1 │ │ │ │ │ - mcrvs 8, 3, r6, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 16 @ 0x740000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cad8 <__bss_end__@@Base+0x76f428> │ │ │ │ │ - strbtvc r7, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cae0 <__bss_end__@@Base+0x76f430> │ │ │ │ │ + ldmdbvs r6!, {r0, r1, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ e6cb20 <__bss_end__@@Base+0x76f470> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ e6ccc4 <__bss_end__@@Base+0x76f614> │ │ │ │ │ stmdavc r5!, {r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cb18 <__bss_end__@@Base+0x76f468> │ │ │ │ │ - stclvs 4, cr6, [pc, #-200]! @ e6cc0c <__bss_end__@@Base+0x76f55c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cb20 <__bss_end__@@Base+0x76f470> │ │ │ │ │ + stclvs 1, cr6, [r2], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-404]! @ e6cb64 <__bss_end__@@Base+0x76f4b4> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldclvs 4, cr7, [r9], #-460 @ 0xfffffe34 │ │ │ │ │ rsceq lr, r5, r5, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cb58 <__bss_end__@@Base+0x76f4a8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e6cd18 <__bss_end__@@Base+0x76f668> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cb60 <__bss_end__@@Base+0x76f4b0> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e6cd20 <__bss_end__@@Base+0x76f670> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ cdpvs 15, 6, cr5, cr9, cr1, {3} │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cb88 <__bss_end__@@Base+0x76f4d8> │ │ │ │ │ - svcmi 0x00454531 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cb90 <__bss_end__@@Base+0x76f4e0> │ │ │ │ │ + rsbcs r6, ip, r1, lsr ip │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsceq lr, r5, r3, ror r9 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {3} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ - streq r0, [pc, #-2156] @ e6c508 <__bss_end__@@Base+0x76ee58> │ │ │ │ │ + stclvs 14, cr6, [pc, #-432]! @ e6cbcc <__bss_end__@@Base+0x76f51c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cbc8 <__bss_end__@@Base+0x76f518> │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cbd0 <__bss_end__@@Base+0x76f520> │ │ │ │ │ + rsbsvs r6, r2, #209715200 @ 0xc800000 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e6cbdc <__bss_end__@@Base+0x76f52c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e6cbe4 <__bss_end__@@Base+0x76f534> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - svcpl 0x00666465 │ │ │ │ │ - rsbseq r7, r0, r5, ror #16 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbseq r6, r2, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cc00 <__bss_end__@@Base+0x76f550> │ │ │ │ │ - strbtvc r6, [lr], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cc08 <__bss_end__@@Base+0x76f558> │ │ │ │ │ + strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - ldrbpl r6, [r3, #-1383]! @ 0xfffffa99 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r7, [r0, #-97]! @ 0xffffff9f │ │ │ │ │ rsceq r6, r5, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cc40 <__bss_end__@@Base+0x76f590> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cc48 <__bss_end__@@Base+0x76f598> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvc r3, #-1073741796 @ 0xc000001c │ │ │ │ │ - cmnvs r9, pc, ror #6 │ │ │ │ │ + ldrbvs r6, [r6, #-2419]! @ 0xfffff68d │ │ │ │ │ + mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ rsbcc r6, r5, #25856 @ 0x6500 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cc80 <__bss_end__@@Base+0x76f5d0> │ │ │ │ │ - smlaldxpl r4, r5, r2, lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cc88 <__bss_end__@@Base+0x76f5d8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbpl r7, [pc], #-869 @ e6ce6c <__bss_end__@@Base+0x76f7bc> │ │ │ │ │ strbvs r6, [ip, #-368]! @ 0xfffffe90 │ │ │ │ │ rsbeq r7, r5, r4, ror r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ccc0 <__bss_end__@@Base+0x76f610> │ │ │ │ │ - svceq 0x00094331 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e6ce80 <__bss_end__@@Base+0x76f7d0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ccc8 <__bss_end__@@Base+0x76f618> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e6ce88 <__bss_end__@@Base+0x76f7d8> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvc r6, [r4, #-3949]! @ 0xfffff093 │ │ │ │ │ svcpl 0x0072616c │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ cmpvc pc, #268435462 @ 0x10000006 │ │ │ │ │ ldrbvs r6, [r6, #-3183]! @ 0xfffff391 │ │ │ │ │ - rsbscs r6, r3, r2, ror r5 │ │ │ │ │ + cmnvs r5, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ccf8 <__bss_end__@@Base+0x76f648> │ │ │ │ │ - stccs 15, cr0, [r5], {51} @ 0x33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cd00 <__bss_end__@@Base+0x76f650> │ │ │ │ │ + rsbvs r6, r1, #13056 @ 0x3300 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - cdpvs 2, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #4 │ │ │ │ │ ldmdavs r4!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [pc], #-3181 @ e6cee4 <__bss_end__@@Base+0x76f834> │ │ │ │ │ + ldrbvs r6, [pc], #-3181 @ e6ceec <__bss_end__@@Base+0x76f83c> │ │ │ │ │ ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbscs r7, r3, r1, ror #18 │ │ │ │ │ + rsbvc r7, r1, r1, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cd40 <__bss_end__@@Base+0x76f690> │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cd48 <__bss_end__@@Base+0x76f698> │ │ │ │ │ + cmnvs pc, r2, lsr ip @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - cdpvs 1, 7, cr6, cr9, cr12, {3} │ │ │ │ │ + cmnvs r9, ip, ror #2 │ │ │ │ │ ldrbvs r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ rsceq lr, r5, r4, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cd80 <__bss_end__@@Base+0x76f6d0> │ │ │ │ │ - stmdbvc ip!, {r0, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cd88 <__bss_end__@@Base+0x76f6d8> │ │ │ │ │ + mrcmi 12, 3, r6, cr3, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ svcvs 0x006c6f63 │ │ │ │ │ smcvs 9714 @ 0x25f2 │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbscs r7, r3, r3, ror #6 │ │ │ │ │ + strbvs r7, [pc, -r3, ror #6]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cdc8 <__bss_end__@@Base+0x76f718> │ │ │ │ │ - @ instruction: 0x776f6c31 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e6cf88 <__bss_end__@@Base+0x76f8d8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cdd0 <__bss_end__@@Base+0x76f720> │ │ │ │ │ + strbvc r5, [r1, #-3889]! @ 0xfffff0cf │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e6cf90 <__bss_end__@@Base+0x76f8e0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ rsbsvc r6, r7, #1845493760 @ 0x6e000000 │ │ │ │ │ strbvs r5, [r4, #-3956]! @ 0xfffff08c │ │ │ │ │ - strbtmi r6, [sp], -lr, ror #30 │ │ │ │ │ + cdpvs 15, 6, cr6, cr13, cr14, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cdf8 <__bss_end__@@Base+0x76f748> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ce00 <__bss_end__@@Base+0x76f750> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ - rsceq lr, r5, r0, lsl r9 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsbseq r6, r0, lr, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ce40 <__bss_end__@@Base+0x76f790> │ │ │ │ │ - stclvs 14, cr6, [pc, #-204]! @ e6cf30 <__bss_end__@@Base+0x76f880> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ce48 <__bss_end__@@Base+0x76f798> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {1} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs r9, #26368 @ 0x6700 │ │ │ │ │ - cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697467 │ │ │ │ │ + svcmi 0x0055736e │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpvc pc, #6619136 @ 0x650000 │ │ │ │ │ - @ instruction: 0x6c657a69 │ │ │ │ │ - svcpl 0x006e6f73 │ │ │ │ │ + @ instruction: 0x2c657a69 │ │ │ │ │ + ldrbmi r4, [r3], -sp, asr #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ce78 <__bss_end__@@Base+0x76f7c8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ce80 <__bss_end__@@Base+0x76f7d0> │ │ │ │ │ + strbmi r2, [r4, #-3891] @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #104, 6 @ 0xa0000001 │ │ │ │ │ + strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ svcpl 0x0078616d │ │ │ │ │ strbvc r6, [pc, -r6, ror #24]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6ceb8 <__bss_end__@@Base+0x76f808> │ │ │ │ │ - rsceq lr, r5, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cec0 <__bss_end__@@Base+0x76f810> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbvs r7, [r4, #-110]! @ 0xffffff92 │ │ │ │ │ strbtvs r7, [r1], #-628 @ 0xfffffd8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cef8 <__bss_end__@@Base+0x76f848> │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cf00 <__bss_end__@@Base+0x76f850> │ │ │ │ │ + streq r0, [pc, #-2354] @ e6c78a <__bss_end__@@Base+0x76f0da> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr2, {1} │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvs r6, [r0, #-365]! @ 0xfffffe93 │ │ │ │ │ rsbvc r7, pc, #536870919 @ 0x20000007 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cf38 <__bss_end__@@Base+0x76f888> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cf40 <__bss_end__@@Base+0x76f890> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ rsbseq r6, r0, r9, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cf78 <__bss_end__@@Base+0x76f8c8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cf80 <__bss_end__@@Base+0x76f8d0> │ │ │ │ │ + cmnvc r9, #49, 30 @ 0xc4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + blmi 2b482e8 <_edata@@Base+0x8f52e8> │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + cmpvs r6, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6cfc0 <__bss_end__@@Base+0x76f910> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6cfc8 <__bss_end__@@Base+0x76f918> │ │ │ │ │ + ldrbvs r6, [r4, #-3633]! @ 0xfffff1cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ + strbvs r7, [r8, #-1139]! @ 0xfffffb8d │ │ │ │ │ cmnvc r7, #461373440 @ 0x1b800000 │ │ │ │ │ stmdbvs r4!, {r0, r2, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 0, cr7, [r6], #-460 @ 0xfffffe34 │ │ │ │ │ - stmdbvs lr!, {r0, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ + subscs r6, sl, r1, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d008 <__bss_end__@@Base+0x76f958> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d010 <__bss_end__@@Base+0x76f960> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbtvc r6, [r9], #-364 @ 0xfffffe94 │ │ │ │ │ - stclcs 15, cr6, [lr], #-420 @ 0xfffffe5c │ │ │ │ │ + ldrbvs r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + rsbsvc r7, r4, #2080374785 @ 0x7c000001 │ │ │ │ │ svcvs 0x00736572 │ │ │ │ │ cdpvs 6, 6, cr7, cr1, cr12, {3} │ │ │ │ │ - ldrbvs r6, [pc], #-1396 @ e6d1f8 <__bss_end__@@Base+0x76fb48> │ │ │ │ │ + ldrbvs r6, [pc], #-1396 @ e6d200 <__bss_end__@@Base+0x76fb50> │ │ │ │ │ rsbvc r6, r4, #440401920 @ 0x1a400000 │ │ │ │ │ - strbtvc r6, [r5], #-3169 @ 0xfffff39f │ │ │ │ │ - stclvs 5, cr6, [r1, #-456]! @ 0xfffffe38 │ │ │ │ │ + stmdbvs r5!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d058 <__bss_end__@@Base+0x76f9a8> │ │ │ │ │ - streq r0, [pc, #-2354] @ e6c8e2 <__bss_end__@@Base+0x76f232> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d060 <__bss_end__@@Base+0x76f9b0> │ │ │ │ │ + stmdbmi r0!, {r1, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbpl r7, [pc], #-869 @ e6d23c <__bss_end__@@Base+0x76fb8c> │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ stmdbvs r6!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ cmpvs pc, lr, ror #10 │ │ │ │ │ - ldrbvs r7, [pc], #-1132 @ e6d248 <__bss_end__@@Base+0x76fb98> │ │ │ │ │ + ldrbvs r7, [pc], #-1132 @ e6d250 <__bss_end__@@Base+0x76fba0> │ │ │ │ │ ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs lr, #1589248 @ 0x184000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + vnmulvs.f16 s15, s2, s3 @ │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d0a8 <__bss_end__@@Base+0x76f9f8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d0b0 <__bss_end__@@Base+0x76fa00> │ │ │ │ │ + cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldrbtmi r6, [r9], -ip, ror #2 │ │ │ │ │ cmnvc r9, #108, 8 @ 0x6c000000 │ │ │ │ │ stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d0e8 <__bss_end__@@Base+0x76fa38> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d0f0 <__bss_end__@@Base+0x76fa40> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ + cmnvs r9, #108, 2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvc r5, #25344 @ 0x6300 │ │ │ │ │ rsceq r7, r5, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d128 <__bss_end__@@Base+0x76fa78> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d130 <__bss_end__@@Base+0x76fa80> │ │ │ │ │ + @ instruction: 0x77617233 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - mrcvs 3, 3, r7, cr5, cr2, {3} │ │ │ │ │ - ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ rsbsvc r6, r9, pc, asr r8 │ │ │ │ │ strbvs r7, [r7, #-613]! @ 0xfffffd9b │ │ │ │ │ strbtvc r6, [r5], #-3439 @ 0xfffff291 │ │ │ │ │ - @ instruction: 0x6e636972 │ │ │ │ │ + strbvc r6, [r3, #-2418]! @ 0xfffff68e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d160 <__bss_end__@@Base+0x76fab0> │ │ │ │ │ - mcrrmi 3, 3, r5, r6, cr2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d168 <__bss_end__@@Base+0x76fab8> │ │ │ │ │ + rsceq r7, r5, r2, lsr r4 │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdbmi r0!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + strbtvs r6, [lr], #-1388 @ 0xfffffa94 │ │ │ │ │ rsbseq r6, r2, r6, ror #30 │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d198 <__bss_end__@@Base+0x76fae8> │ │ │ │ │ - ldrbtvc r6, [r2], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d1a0 <__bss_end__@@Base+0x76faf0> │ │ │ │ │ + stclvs 2, cr6, [r5], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -1846967,1274 +1846741,1272 @@ │ │ │ │ │ stclvs 2, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ mcrvs 6, 3, r6, cr9, cr15, {2} │ │ │ │ │ svcpl 0x00657469 │ │ │ │ │ cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d1f0 <__bss_end__@@Base+0x76fb40> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d1f8 <__bss_end__@@Base+0x76fb48> │ │ │ │ │ + svcpl 0x004d5532 │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - strbvs r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ + rsbvc r6, r5, #25088 @ 0x6200 │ │ │ │ │ strbtvs r7, [r9], #-615 @ 0xfffffd99 │ │ │ │ │ rsceq r6, r5, r2, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d230 <__bss_end__@@Base+0x76fb80> │ │ │ │ │ - cmnvc r9, #822083584 @ 0x31000000 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e6d3f0 <__bss_end__@@Base+0x76fd40> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d238 <__bss_end__@@Base+0x76fb88> │ │ │ │ │ + streq r0, [pc, #-2097] @ e6cbc3 <__bss_end__@@Base+0x76f513> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e6d3f8 <__bss_end__@@Base+0x76fd48> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r6, [pc, -pc, ror #26] │ │ │ │ │ rsbvc r6, r5, #1616 @ 0x650 │ │ │ │ │ ldrbvs r6, [pc], -r1, ror #24 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ stmdbvs r4!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ - rsbscs r6, r3, r4, ror r5 │ │ │ │ │ + rsbsvc r6, r3, r4, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d270 <__bss_end__@@Base+0x76fbc0> │ │ │ │ │ - ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d278 <__bss_end__@@Base+0x76fbc8> │ │ │ │ │ + rsbvc r6, sp, #819200 @ 0xc8000 │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + cmnvs r5, r2, ror #24 │ │ │ │ │ cmnvs r1, #111 @ 0x6f │ │ │ │ │ rsbseq r7, r9, r9, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d2b0 <__bss_end__@@Base+0x76fc00> │ │ │ │ │ - rsbvs r7, sp, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d2b8 <__bss_end__@@Base+0x76fc08> │ │ │ │ │ + rsbvc r6, pc, #213909504 @ 0xcc00000 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 28c85f8 <_edata@@Base+0x6755f8> │ │ │ │ │ + bvc 28c8600 <_edata@@Base+0x675600> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - rsceq r4, r5, r4, asr fp │ │ │ │ │ + stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ cdpvs 6, 7, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d2e0 <__bss_end__@@Base+0x76fc30> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d2e8 <__bss_end__@@Base+0x76fc38> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - cdpvs 13, 6, cr6, cr1, cr5, {3} │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ cmnvs sp, r9, ror #16 │ │ │ │ │ - stclcs 6, cr6, [pc, #-448]! @ e6d310 <__bss_end__@@Base+0x76fc60> │ │ │ │ │ - ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ + cmnvs lr, #112, 10 @ 0x1c000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d328 <__bss_end__@@Base+0x76fc78> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d330 <__bss_end__@@Base+0x76fc80> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strbtvs r7, [pc], #-624 @ e6d520 <__bss_end__@@Base+0x76fe70> │ │ │ │ │ + cdpmi 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + strbtvs r7, [pc], #-624 @ e6d528 <__bss_end__@@Base+0x76fe78> │ │ │ │ │ svcpl 0x00746375 │ │ │ │ │ svcpl 0x00657375 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1589248 @ 0x184000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d388 <__bss_end__@@Base+0x76fcd8> │ │ │ │ │ - rsbvc r6, sp, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d390 <__bss_end__@@Base+0x76fce0> │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ + streq r4, [pc], -r3, ror #10 │ │ │ │ │ andeq r1, r0, lr, asr r1 │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d3c8 <__bss_end__@@Base+0x76fd18> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d3d0 <__bss_end__@@Base+0x76fd20> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ + ldmdaeq pc!, {r1, r2, r4, r6, r9, sl, fp} @ │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ rsbseq r6, r9, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d3f8 <__bss_end__@@Base+0x76fd48> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d400 <__bss_end__@@Base+0x76fd50> │ │ │ │ │ + @ instruction: 0x464d2c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x6761715f │ │ │ │ │ - ldmdaeq r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d050f │ │ │ │ │ + mcrvs 5, 3, r6, cr1, cr3, {3} │ │ │ │ │ + ldrbvc r7, [r4, #-863]! @ 0xfffffca1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d438 <__bss_end__@@Base+0x76fd88> │ │ │ │ │ - streq r7, [pc, #-1073] @ e6d1c3 <__bss_end__@@Base+0x76fb13> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d440 <__bss_end__@@Base+0x76fd90> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 1f3db58 <__bss_end__@@Base+0x18404a8> │ │ │ │ │ - cmnvs r9, r1, ror #4 │ │ │ │ │ + blmi 1f3db60 <__bss_end__@@Base+0x18404b0> │ │ │ │ │ + svceq 0x0045544f │ │ │ │ │ subsvc r7, pc, r9, ror #6 │ │ │ │ │ rsbvc r7, r5, #29097984 @ 0x1bc0000 │ │ │ │ │ svcpl 0x00666f5f │ │ │ │ │ - rsbeq r7, pc, r4, ror r7 @ │ │ │ │ │ + stmdbvs pc!, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d480 <__bss_end__@@Base+0x76fdd0> │ │ │ │ │ - svceq 0x00455431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d488 <__bss_end__@@Base+0x76fdd8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - cdpvs 2, 7, cr7, cr3, cr5, {3} │ │ │ │ │ - svceq 0x00084373 │ │ │ │ │ + cmnvc r3, #1342177286 @ 0x50000006 │ │ │ │ │ + rsbscs r6, r0, r9, ror #26 │ │ │ │ │ cmnvc r3, #76, 10 @ 0x13000000 │ │ │ │ │ cmnvs r8, r0, lsr #8 │ │ │ │ │ rsbvc r2, pc, #110 @ 0x6e │ │ │ │ │ ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 12, cr6, [pc, #-388]! @ e6d4fc <__bss_end__@@Base+0x76fe4c> │ │ │ │ │ + ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d4d0 <__bss_end__@@Base+0x76fe20> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d4d8 <__bss_end__@@Base+0x76fe28> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00206c61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + svceq 0x00736c61 │ │ │ │ │ cmnvs r7, #108, 30 @ 0x1b0 │ │ │ │ │ rsceq lr, r5, r2, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d500 <__bss_end__@@Base+0x76fe50> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d508 <__bss_end__@@Base+0x76fe58> │ │ │ │ │ + ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvs pc, #24832 @ 0x6100 │ │ │ │ │ - vsubvs.f16 s12, s4, s17 @ │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + eorsvs r6, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d548 <__bss_end__@@Base+0x76fe98> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d550 <__bss_end__@@Base+0x76fea0> │ │ │ │ │ + @ instruction: 0x66654432 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - ldrbmi r6, [r4, #-1388] @ 0xfffffa94 │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvc r6, pc, pc, ror #26 │ │ │ │ │ cmnvc r3, #1818624 @ 0x1bc000 │ │ │ │ │ - cmpvs r6, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d590 <__bss_end__@@Base+0x76fee0> │ │ │ │ │ - strbtvc r7, [r1], #-1074 @ 0xfffffbce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d598 <__bss_end__@@Base+0x76fee8> │ │ │ │ │ + rsbcs r6, ip, r2, lsr r1 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r4, #482344960 @ 0x1cc00000 │ │ │ │ │ - blvs 2746d0c <_edata@@Base+0x4f3d0c> │ │ │ │ │ + blvs 2746d14 <_edata@@Base+0x4f3d14> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d5c0 <__bss_end__@@Base+0x76ff10> │ │ │ │ │ - rsbscs r6, r3, r2, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d5c8 <__bss_end__@@Base+0x76ff18> │ │ │ │ │ + stclvs 15, cr6, [ip], #-200 @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - rsceq r7, r5, r7, ror #8 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ strbvs r6, [lr, #-1383]! @ 0xfffffa99 │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ stmdbvs lr!, {r1, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [pc], #-1396 @ e6d7b8 <__bss_end__@@Base+0x770108> │ │ │ │ │ + ldrbvs r6, [pc], #-1396 @ e6d7c0 <__bss_end__@@Base+0x770110> │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d618 <__bss_end__@@Base+0x76ff68> │ │ │ │ │ - rsbsvc r6, r4, #-2147483636 @ 0x8000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d620 <__bss_end__@@Base+0x76ff70> │ │ │ │ │ + strbtvs r6, [lr], #-306 @ 0xfffffece │ │ │ │ │ strbvs r6, [lr, #-1351]! @ 0xfffffab9 │ │ │ │ │ rsbcs r6, ip, r2, ror r1 │ │ │ │ │ stmdbvs lr!, {r1, r2, r6, r8, fp, sp, lr}^ │ │ │ │ │ strtmi r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ rsbvc r7, r3, #-1543503871 @ 0xa4000001 │ │ │ │ │ rsbcs r7, r5, r5, ror #8 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbpl r6, r5, #25088 @ 0x6200 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 13, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ ldmdavs r2!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r3!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-3940]! @ 0xfffff09c │ │ │ │ │ strbvs r6, [r8, #-355]! @ 0xfffffe9d │ │ │ │ │ cdpvs 2, 6, cr7, cr15, cr4, {3} │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - rsbvs r6, r1, #112, 16 @ 0x700000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r0, ror r8 │ │ │ │ │ + ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d678 <__bss_end__@@Base+0x76ffc8> │ │ │ │ │ - eorpl r0, pc, r3, lsr r6 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d680 <__bss_end__@@Base+0x76ffd0> │ │ │ │ │ + subsvc r7, pc, r3, lsr r3 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ e6d6b8 <__bss_end__@@Base+0x770008> │ │ │ │ │ - stccs 15, cr0, [r5], {51} @ 0x33 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpvs pc, #6619136 @ 0x650000 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ - cmnvs r7, r9, ror #28 │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d6c0 <__bss_end__@@Base+0x770010> │ │ │ │ │ - rsbvs r7, pc, #805306371 @ 0x30000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d6c8 <__bss_end__@@Base+0x770018> │ │ │ │ │ + @ instruction: 0x56544533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ cmnvc r9, #24320 @ 0x5f00 │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + cmnvs r2, r1, asr #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d708 <__bss_end__@@Base+0x770058> │ │ │ │ │ - @ instruction: 0x060f0a33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d710 <__bss_end__@@Base+0x770060> │ │ │ │ │ + rsbvc r5, r7, #51, 30 @ 0xcc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbscs r7, r4, r0, ror r5 │ │ │ │ │ + rsbsvc r7, r4, r0, ror r5 │ │ │ │ │ cmnvs r9, r1, ror #24 │ │ │ │ │ rsbseq r6, r3, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d758 <__bss_end__@@Base+0x7700a8> │ │ │ │ │ - rsceq r6, r5, r1, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d760 <__bss_end__@@Base+0x7700b0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbsvc r6, r3, #1776 @ 0x6f0 │ │ │ │ │ @ instruction: 0x6c746974 │ │ │ │ │ rsceq lr, r5, r5, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d798 <__bss_end__@@Base+0x7700e8> │ │ │ │ │ - rsbscs r6, r2, r1, lsr r1 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ e6d958 <__bss_end__@@Base+0x7702a8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d7a0 <__bss_end__@@Base+0x7700f0> │ │ │ │ │ + cmnpl r1, #268435459 @ 0x10000003 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ e6d960 <__bss_end__@@Base+0x7702b0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ e6d7d0 <__bss_end__@@Base+0x770120> │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ e6d7d8 <__bss_end__@@Base+0x770128> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ + svcmi 0x00555163 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d7c8 <__bss_end__@@Base+0x770118> │ │ │ │ │ - cmnvs r9, #838860800 @ 0x32000000 │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ e6d86c <__bss_end__@@Base+0x7701bc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d7d0 <__bss_end__@@Base+0x770120> │ │ │ │ │ + rsbcs r6, sp, r2, lsr pc │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ e6d874 <__bss_end__@@Base+0x7701c4> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e6d7dc <__bss_end__@@Base+0x77012c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e6d7e4 <__bss_end__@@Base+0x770134> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - stmdbmi r4, {r0, r2, r5, r6, ip, lr}^ │ │ │ │ │ - subpl r4, r5, #73400320 @ 0x4600000 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ ldclvs 7, cr6, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - svceq 0x006c6562 │ │ │ │ │ + cdpvs 5, 6, cr6, cr12, cr2, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d808 <__bss_end__@@Base+0x770158> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d810 <__bss_end__@@Base+0x770160> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - svceq 0x0045656c │ │ │ │ │ + rsbpl r6, ip, ip, ror #10 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ - svcmi 0x0055512d │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d840 <__bss_end__@@Base+0x770190> │ │ │ │ │ - tsteq pc, r2, lsr r2 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d848 <__bss_end__@@Base+0x770198> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbcs r6, r5, r2, ror #24 │ │ │ │ │ - strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ + cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ + ldrbvc r6, [r4, #-2420]! @ 0xfffff68c │ │ │ │ │ strbvs r6, [fp, #-3956]! @ 0xfffff08c │ │ │ │ │ rsceq r7, r5, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d878 <__bss_end__@@Base+0x7701c8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d880 <__bss_end__@@Base+0x7701d0> │ │ │ │ │ + cmpmi r2, r3, lsr pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - svceq 0x00097367 │ │ │ │ │ - strbmi r2, [r4, #-3333] @ 0xfffff2fb │ │ │ │ │ + cmnvs lr, #412 @ 0x19c │ │ │ │ │ + rsceq r6, r5, r1, ror #28 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 2, cr7, [pc, #-444]! @ e6d8a4 <__bss_end__@@Base+0x7701f4> │ │ │ │ │ + stmdaeq r4, {r1, r4, r5, r9, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d8b0 <__bss_end__@@Base+0x770200> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d8b8 <__bss_end__@@Base+0x770208> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svceq 0x00617262 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ stclvs 2, cr7, [r1, #-408]! @ 0xfffffe68 │ │ │ │ │ rsbvc r5, r2, #404 @ 0x194 │ │ │ │ │ strbvs r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ - ldrbmi r4, [r6, #-3956] @ 0xfffff08c │ │ │ │ │ + svcvs 0x00656774 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d908 <__bss_end__@@Base+0x770258> │ │ │ │ │ - eorpl r6, r0, #-939524096 @ 0xc8000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d910 <__bss_end__@@Base+0x770260> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - @ instruction: 0x464d2c32 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ svcpl 0x006e6f69 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - strbvc r6, [pc, #-863]! @ e6d7a5 <__bss_end__@@Base+0x7700f5> │ │ │ │ │ + strbvc r6, [pc, #-863]! @ e6d7ad <__bss_end__@@Base+0x7700fd> │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ + rsbcs r7, r5, r9, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d960 <__bss_end__@@Base+0x7702b0> │ │ │ │ │ - ldmdbvs r4!, {r0, r4, r5, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d968 <__bss_end__@@Base+0x7702b8> │ │ │ │ │ + stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ cmncc r3, r9, ror #12 │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d9a0 <__bss_end__@@Base+0x7702f0> │ │ │ │ │ - rsceq lr, r5, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d9a8 <__bss_end__@@Base+0x7702f8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ │ + @ instruction: 0x67726f73 │ │ │ │ │ + rsbeq r6, sp, r2, ror r1 │ │ │ │ │ ldrbvs r6, [r0, #-1380]! @ 0xfffffa9c │ │ │ │ │ rsbseq r6, r3, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6d9e0 <__bss_end__@@Base+0x770330> │ │ │ │ │ - strbpl r5, [pc], #-1329 @ e6db9c <__bss_end__@@Base+0x7704ec> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6d9e8 <__bss_end__@@Base+0x770338> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - stclvs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ - ldrbvs r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ + cmnvs lr, r9, ror #30 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr7, {3} │ │ │ │ │ strbtvs r6, [r3], #-1897 @ 0xfffff897 │ │ │ │ │ rsceq r7, r5, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6da28 <__bss_end__@@Base+0x770378> │ │ │ │ │ - stcmi 6, cr0, [ip, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6da30 <__bss_end__@@Base+0x770380> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbscs r6, r2, r9, ror pc │ │ │ │ │ - stclvs 5, cr7, [r7, #-388]! @ 0xfffffe7c │ │ │ │ │ + ldrbvs r6, [r4, #-3705]! @ 0xfffff187 │ │ │ │ │ + cmnvs ip, r4, ror #30 │ │ │ │ │ rsbsvc r6, r5, #408 @ 0x198 │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ - cdpvs 4, 6, cr6, cr1, cr14, {3} │ │ │ │ │ - vnmulvs.f16 s13, s2, s15 @ │ │ │ │ │ + stclvs 4, cr6, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ + svcpl 0x00657261 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6da78 <__bss_end__@@Base+0x7703c8> │ │ │ │ │ - strbtvc r6, [r1], #-3122 @ 0xfffff3ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6da80 <__bss_end__@@Base+0x7703d0> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbvs r7, r1, #-1811939327 @ 0x94000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r5, ror #6 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ rsbeq r7, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dac0 <__bss_end__@@Base+0x770410> │ │ │ │ │ - rsbpl r6, lr, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dac8 <__bss_end__@@Base+0x770418> │ │ │ │ │ + rsbvc r5, r7, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r7], #-1390 @ 0xfffffa92 │ │ │ │ │ strbvs r6, [r4, #-3695]! @ 0xfffff191 │ │ │ │ │ - rsbvs r7, r7, #411041792 @ 0x18800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r7, r7, r2, ror #10 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6db08 <__bss_end__@@Base+0x770458> │ │ │ │ │ - ldmdaeq pc, {r0, r1, r4, r5, r9, sl, fp}^ @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6db10 <__bss_end__@@Base+0x770460> │ │ │ │ │ + rsbseq r6, r0, r3, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ - mcrvs 15, 3, r6, cr14, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, lr, #116, 30 @ 0x1d0 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ svcpl 0x00686373 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbsvc r7, r0, #104, 16 @ 0x680000 │ │ │ │ │ + ldrbmi r6, [r3, #-3688]! @ 0xfffff198 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6db50 <__bss_end__@@Base+0x7704a0> │ │ │ │ │ - rsbeq r6, r3, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6db58 <__bss_end__@@Base+0x7704a8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ cmncc r4, r4, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6db90 <__bss_end__@@Base+0x7704e0> │ │ │ │ │ - svcvs 0x00746332 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6db98 <__bss_end__@@Base+0x7704e8> │ │ │ │ │ + streq r0, [pc, #-2354] @ e6d422 <__bss_end__@@Base+0x76fd72> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - svcmi 0x00617262 │ │ │ │ │ + rsbeq r7, r1, r2, ror #4 │ │ │ │ │ svcpl 0x00646f6d │ │ │ │ │ ldrbvs r6, [r2, #-2164]! @ 0xfffff78c │ │ │ │ │ - stclvs 8, cr6, [pc], #-460 @ e6dbc4 <__bss_end__@@Base+0x770514> │ │ │ │ │ - stmdbvs lr!, {r2, r5, r6, r8, sp, lr} │ │ │ │ │ + stclvs 8, cr6, [pc], #-460 @ e6dbcc <__bss_end__@@Base+0x77051c> │ │ │ │ │ + strbpl r5, [r6, #-868] @ 0xfffffc9c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dbe8 <__bss_end__@@Base+0x770538> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dbf0 <__bss_end__@@Base+0x770540> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - rsbseq r7, r8, r5, ror #4 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r9, ip, sp, lr} │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ e6dc44 <__bss_end__@@Base+0x770594> │ │ │ │ │ - mrceq 14, 0, r0, cr7, cr2, {1} │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dc30 <__bss_end__@@Base+0x770580> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dc38 <__bss_end__@@Base+0x770588> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcvs 0x00206e6f │ │ │ │ │ subsvc r2, r4, #102 @ 0x66 │ │ │ │ │ svcvs 0x006e6769 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ mcrvs 3, 3, r6, cr5, cr15, {2} │ │ │ │ │ stclvs 2, cr7, [r1], #-464 @ 0xfffffe30 │ │ │ │ │ strbvs r6, [ip, #-1375]! @ 0xfffffaa1 │ │ │ │ │ strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dc80 <__bss_end__@@Base+0x7705d0> │ │ │ │ │ - ldrbtvc r6, [r3], #-2354 @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dc88 <__bss_end__@@Base+0x7705d8> │ │ │ │ │ + movtpl r4, #39986 @ 0x9c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - stclcs 5, cr6, [pc, #-440]! @ e6dca8 <__bss_end__@@Base+0x7705f8> │ │ │ │ │ - subcc r5, r5, #52428800 @ 0x3200000 │ │ │ │ │ + cmnvs lr, #461373440 @ 0x1b800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdbvs r4!, {r0, r5, r6, sl, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dcc0 <__bss_end__@@Base+0x770610> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dcc8 <__bss_end__@@Base+0x770618> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00666e6f │ │ │ │ │ + strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ svcpl 0x0058414d │ │ │ │ │ subeq r5, r4, pc, asr #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dd08 <__bss_end__@@Base+0x770658> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dd10 <__bss_end__@@Base+0x770660> │ │ │ │ │ + cmnvs r5, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - streq r7, [pc, #-613] @ e6dc87 <__bss_end__@@Base+0x7705d7> │ │ │ │ │ + cdpvs 2, 6, cr7, cr15, cr5, {3} │ │ │ │ │ cmnvs r6, r5, ror #18 │ │ │ │ │ rsceq r7, r5, ip, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dd48 <__bss_end__@@Base+0x770698> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dd50 <__bss_end__@@Base+0x7706a0> │ │ │ │ │ + rsbsvc r7, r0, #3276800 @ 0x320000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpeq 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ rsceq r7, r5, ip, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dd98 <__bss_end__@@Base+0x7706e8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dda0 <__bss_end__@@Base+0x7706f0> │ │ │ │ │ + rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ e6ddf4 <__bss_end__@@Base+0x770744> │ │ │ │ │ + mcrrmi 14, 3, r4, r5, cr3 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ strbvs r6, [r7, #-2405]! @ 0xfffff69b │ │ │ │ │ cmnvs r5, #115343360 @ 0x6e00000 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dde8 <__bss_end__@@Base+0x770738> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6ddf0 <__bss_end__@@Base+0x770740> │ │ │ │ │ + rsbvs r7, pc, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6de38 <__bss_end__@@Base+0x770788> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6de40 <__bss_end__@@Base+0x770790> │ │ │ │ │ + rsbeq r6, r7, r2, lsr lr │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, #25088 @ 0x6200 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00656c62 │ │ │ │ │ + strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ stmdbvc r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsbseq r6, r2, ip, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6de70 <__bss_end__@@Base+0x7707c0> │ │ │ │ │ - cmnvc r5, #12800 @ 0x3200 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6de78 <__bss_end__@@Base+0x7707c8> │ │ │ │ │ + stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ rsbvc r6, r5, #-268435451 @ 0xf0000005 │ │ │ │ │ ldclvs 15, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ - ldmdbvs r3!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf8736e6f │ │ │ │ │ + ldrbvs r6, [r3, #-2412]! @ 0xfffff694 │ │ │ │ │ + rsceq r3, r5, r6, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dec0 <__bss_end__@@Base+0x770810> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dec8 <__bss_end__@@Base+0x770818> │ │ │ │ │ + movweq pc, #562 @ 0x232 @ │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e6ded4 <__bss_end__@@Base+0x770824> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e6dedc <__bss_end__@@Base+0x77082c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvc r5, #1654784 @ 0x194000 │ │ │ │ │ - rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - blvs 2746628 <_edata@@Base+0x4f3628> │ │ │ │ │ + ldmdbvc r2!, {r0, r2, r5, r6, r8, r9, lr}^ │ │ │ │ │ + @ instruction: 0x676f7470 │ │ │ │ │ + blvs 2746630 <_edata@@Base+0x4f3630> │ │ │ │ │ cmnvc r1, #29440 @ 0x7300 │ │ │ │ │ - ldmdavs r0!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - adccs pc, r8, r9, ror r8 @ │ │ │ │ │ + ldmdbvs r0!, {r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ + strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6df00 <__bss_end__@@Base+0x770850> │ │ │ │ │ - @ instruction: 0x46386931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6df08 <__bss_end__@@Base+0x770858> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], #-1902 @ 0xfffff892 │ │ │ │ │ + ldrbvs r6, [r3, #-1902]! @ 0xfffff892 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ rsbvc r6, r5, #-268435451 @ 0xf0000005 │ │ │ │ │ ldclvs 15, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ - stmdbvs r4!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6df40 <__bss_end__@@Base+0x770890> │ │ │ │ │ - ldmdavs r8, {r1, r4, r5, ip, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6df48 <__bss_end__@@Base+0x770898> │ │ │ │ │ + rsbcs r6, r5, r2, lsr r7 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ e6df54 <__bss_end__@@Base+0x7708a4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ e6df5c <__bss_end__@@Base+0x7708ac> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ e6df8c <__bss_end__@@Base+0x7708dc> │ │ │ │ │ + andeq pc, r0, r1, lsr r8 @ │ │ │ │ │ ldrbtvc r6, [r2], #-2407 @ 0xfffff699 │ │ │ │ │ rsceq lr, r5, r8, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6df78 <__bss_end__@@Base+0x7708c8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6df80 <__bss_end__@@Base+0x7708d0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrtmi r7, [r0], -r8, ror #6 │ │ │ │ │ - ldmdavs sl, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6dfb8 <__bss_end__@@Base+0x770908> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6dfc0 <__bss_end__@@Base+0x770910> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbvs r6, [r7, #-3695]! @ 0xfffff191 │ │ │ │ │ - rsbhi r7, r1, r2, ror #4 │ │ │ │ │ + ldclvs 14, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ + cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ ldclvs 1, cr6, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ - stmdbvs r5!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr6, [r5, #-388]! @ 0xfffffe7c │ │ │ │ │ + andcc pc, r0, r2, lsr r8 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e008 <__bss_end__@@Base+0x770958> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e010 <__bss_end__@@Base+0x770960> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + svceq 0x00656c62 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - andle r6, r9, r9, ror #6 │ │ │ │ │ - vadd.i8 q11, q0, │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e048 <__bss_end__@@Base+0x770998> │ │ │ │ │ - andle r4, r2, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e050 <__bss_end__@@Base+0x7709a0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbvs r6, sp, #108, 10 @ 0x1b000000 │ │ │ │ │ + andcs r6, r3, ip, ror #10 │ │ │ │ │ cmnvs r7, ip, ror #30 │ │ │ │ │ rsceq r6, r5, r2, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e080 <__bss_end__@@Base+0x7709d0> │ │ │ │ │ - @ instruction: 0x46220131 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ e6e240 <__bss_end__@@Base+0x770b90> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e088 <__bss_end__@@Base+0x7709d8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ e6e248 <__bss_end__@@Base+0x770b98> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r2, lr, ror #6 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbvc r7, [pc], #-873 @ e6e270 <__bss_end__@@Base+0x770bc0> │ │ │ │ │ + stmdavs r1!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0xf7ff6858 │ │ │ │ │ + ldrbvc r7, [pc], #-873 @ e6e278 <__bss_end__@@Base+0x770bc8> │ │ │ │ │ rsbeq r6, r5, r2, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e0c8 <__bss_end__@@Base+0x770a18> │ │ │ │ │ - ldrbvs r7, [r2, #-1331]! @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e0d0 <__bss_end__@@Base+0x770a20> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ rsbvc r6, r1, pc, asr ip │ │ │ │ │ strbvs r6, [r3, #-364]! @ 0xfffffe94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e110 <__bss_end__@@Base+0x770a60> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e118 <__bss_end__@@Base+0x770a68> │ │ │ │ │ + subvs r4, fp, r2, lsr r6 │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, r2, ror #24 │ │ │ │ │ + rsbcs r6, r5, r2, ror #24 │ │ │ │ │ strbtvc r6, [lr], -r3, ror #30 │ │ │ │ │ rsbseq r7, r4, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e140 <__bss_end__@@Base+0x770a90> │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e148 <__bss_end__@@Base+0x770a98> │ │ │ │ │ + @ instruction: 0xf7ff4633 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ e6e15c <__bss_end__@@Base+0x770aac> │ │ │ │ │ + msrcc CPSR_fs, r3, lsr r8 │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stclvs 14, cr6, [r1], #-444 @ 0xfffffe44 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e180 <__bss_end__@@Base+0x770ad0> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e188 <__bss_end__@@Base+0x770ad8> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - strmi r7, [lr], -r5, ror #6 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ svcpl 0x00656c69 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ - stmdavs r1!, {r0, r1, r4, r5, r8, ip, lr}^ │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e1c8 <__bss_end__@@Base+0x770b18> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e1d0 <__bss_end__@@Base+0x770b20> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - @ instruction: 0xf76e6f69 │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ strbtvc r6, [lr], #-2418 @ 0xfffff68e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e210 <__bss_end__@@Base+0x770b60> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e218 <__bss_end__@@Base+0x770b68> │ │ │ │ │ + rsbvs r7, sp, #205520896 @ 0xc400000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + @ instruction: 0xff736c61 │ │ │ │ │ strbtvs r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ - cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e258 <__bss_end__@@Base+0x770ba8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e260 <__bss_end__@@Base+0x770bb0> │ │ │ │ │ + rsbvs r6, r5, #12544 @ 0x3100 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ e6e278 <__bss_end__@@Base+0x770bc8> │ │ │ │ │ - @ instruction: 0xe7deff32 │ │ │ │ │ + cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ andeq r6, r0, r2, ror fp │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e2a8 <__bss_end__@@Base+0x770bf8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e2b0 <__bss_end__@@Base+0x770c00> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, lr, ror #6 │ │ │ │ │ + rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ @ instruction: 0x76696575 │ │ │ │ │ cmnvc r4, #-1811939327 @ 0x94000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e300 <__bss_end__@@Base+0x770c50> │ │ │ │ │ - rsbeq r6, ip, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e308 <__bss_end__@@Base+0x770c58> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdavs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + cmnvs r1, #536870918 @ 0x20000006 │ │ │ │ │ strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - ldclvs 0, cr7, [r0], #-436 @ 0xfffffe4c │ │ │ │ │ - cmncc r5, r5, ror #8 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e358 <__bss_end__@@Base+0x770ca8> │ │ │ │ │ - movweq pc, #562 @ 0x232 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e360 <__bss_end__@@Base+0x770cb0> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - strbtvc r7, [r1], #-610 @ 0xfffffd9e │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r4, #-623]! @ 0xfffffd91 │ │ │ │ │ ldrbvs r6, [r2, #-1906]! @ 0xfffff88e │ │ │ │ │ - stclcs 4, cr7, [pc, #-388]! @ e6e3d4 <__bss_end__@@Base+0x770d24> │ │ │ │ │ - svcmi 0x00f0e932 │ │ │ │ │ + cmnvs lr, #1627389952 @ 0x61000000 │ │ │ │ │ + rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e3b0 <__bss_end__@@Base+0x770d00> │ │ │ │ │ - strbvs r7, [r4, #-1329]! @ 0xfffffacf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e3b8 <__bss_end__@@Base+0x770d08> │ │ │ │ │ + eorpl r7, r0, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf2736e6f │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ rsceq lr, r5, r4, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e3f0 <__bss_end__@@Base+0x770d40> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e3f8 <__bss_end__@@Base+0x770d48> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldclvs 2, cr7, [r3], #-404 @ 0xfffffe6c │ │ │ │ │ - cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldmdavs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbls r2, {r2, r3, r5, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ cmnvs r5, #6488064 @ 0x630000 │ │ │ │ │ strbtvc r6, [r9], -fp, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e430 <__bss_end__@@Base+0x770d80> │ │ │ │ │ - msrcc CPSR_fs, r2, lsr r8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e438 <__bss_end__@@Base+0x770d88> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r3, -r1, ror #24]! │ │ │ │ │ + rsbscc r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsceq lr, r5, r0, lsl r9 │ │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ │ rsceq lr, r5, r0, lsl r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e470 <__bss_end__@@Base+0x770dc0> │ │ │ │ │ - stmdals r1, {r0, r4, r5, r8, r9, ip, lr, pc} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e478 <__bss_end__@@Base+0x770dc8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e4b0 <__bss_end__@@Base+0x770e00> │ │ │ │ │ - stmdavs r1!, {r1, r4, r5, r8, r9, sl, fp, pc}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e4b8 <__bss_end__@@Base+0x770e08> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - bvc 28cb42c <_edata@@Base+0x67842c> │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ + smlatbeq r8, r3, r1, pc @ │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ stmdbvs r8!, {r0, r1, r2, r3, r4, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-200]! @ e6e5e8 <__bss_end__@@Base+0x770f38> │ │ │ │ │ + svchi 0x00f0e833 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e500 <__bss_end__@@Base+0x770e50> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e508 <__bss_end__@@Base+0x770e58> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - bleq 27c9860 <_edata@@Base+0x576860> │ │ │ │ │ - vmin.s8 d20, d16, d8 │ │ │ │ │ + strbtvs r6, [r5], #-3170 @ 0xfffff39e │ │ │ │ │ + rsbsvc r6, r2, #-1073741801 @ 0xc0000017 │ │ │ │ │ ldrbtvs r6, [r4], #-370 @ 0xfffffe8e │ │ │ │ │ - stclvs 14, cr6, [pc, #-404]! @ e6e550 <__bss_end__@@Base+0x770ea0> │ │ │ │ │ + stclvs 14, cr6, [pc, #-404]! @ e6e558 <__bss_end__@@Base+0x770ea8> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e538 <__bss_end__@@Base+0x770e88> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e540 <__bss_end__@@Base+0x770e90> │ │ │ │ │ + vmvn.i32 d16, #16777216 @ 0x01000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ rsbvs r6, sp, #478150656 @ 0x1c800000 │ │ │ │ │ rsceq r7, r5, pc, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e578 <__bss_end__@@Base+0x770ec8> │ │ │ │ │ - cmneq r4, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ e6e580 <__bss_end__@@Base+0x770ed0> │ │ │ │ │ + rsbseq r7, r4, r1, lsr r2 │ │ │ │ │ ldmdbvs r8!, {r1, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvc r4!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ e6e598 <__bss_end__@@Base+0x770ee8> │ │ │ │ │ - svcvs 0x00697432 │ │ │ │ │ + stclcs 5, cr6, [pc, #-448]! @ e6e588 <__bss_end__@@Base+0x770ed8> │ │ │ │ │ + stmdbls r2, {r0, r1, r4, r5, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ + cmnvc r9, #6356992 @ 0x610000 │ │ │ │ │ + rsbvc r7, pc, pc, asr r4 @ │ │ │ │ │ strbpl r4, [r5], #-1834 @ 0xfffff8d6 │ │ │ │ │ @ instruction: 0x4e474953 │ │ │ │ │ movtpl r2, #7500 @ 0x1d4c │ │ │ │ │ strbmi r5, [r9, -fp, asr #6] │ │ │ │ │ blmi 2239ca0 <__bss_end__@@Base+0x1b3c5f0> │ │ │ │ │ andle r0, r0, sl, lsr #32 │ │ │ │ │ stmdbmi sp, {r2, r3, r6, r8, fp, lr}^ │ │ │ │ │ @@ -1852487,21 +1852259,21 @@ │ │ │ │ │ rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs ip, pc, lsr #6 │ │ │ │ │ svccs 0x00636574 │ │ │ │ │ strbvc r7, [r1, -r4, ror #2]! │ │ │ │ │ rsbeq r2, pc, pc, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3f6e14 <__stack_chk_guard@@Base+0x169d4c> │ │ │ │ │ + b 3fcff0 <__stack_chk_guard@@Base+0x16ff28> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3f6e28 <__stack_chk_guard@@Base+0x169d60> │ │ │ │ │ + b 3fd018 <__stack_chk_guard@@Base+0x16ff50> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3f6e28 <__stack_chk_guard@@Base+0x169d60> │ │ │ │ │ + b 3fd00c <__stack_chk_guard@@Base+0x16ff44> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b 3f6e34 <__stack_chk_guard@@Base+0x169d6c> │ │ │ │ │ + b 3fd020 <__stack_chk_guard@@Base+0x16ff58> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ ldrbne pc, [r8, #-1603] @ 0xfffff9bd @ │ │ │ │ │ strbeq pc, [sl, #-704] @ 0xfffffd40 @ │ │ │ │ │ @@ -1853203,15 +1852975,15 @@ │ │ │ │ │ stmle r6, {r0, r1, r5, r7, r9, lr} │ │ │ │ │ ldr r4, [r4, r2, lsr #13] │ │ │ │ │ adcpl pc, r8, r3, asr #4 │ │ │ │ │ rsceq pc, r7, r0, asr #5 │ │ │ │ │ stmialt r2, {ip, sp, lr, pc}^ │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ sbceq r2, r3, r8, ror #18 │ │ │ │ │ - sbceq r6, r0, r8, lsl #25 │ │ │ │ │ + strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r5, sl, r8, lsl #27 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ @@ -1853226,15 +1852998,15 @@ │ │ │ │ │ sbceq r2, r3, r0, lsr sl │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ sbceq r0, r3, r8, asr sl │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x010c4390 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ adcseq lr, r3, r0, asr r8 │ │ │ │ │ @@ -1870236,15 +1870008,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq sl, r4, r8, lsl #28 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ rsceq r1, fp, r1, ror r5 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r5, r8, r0, lsr #32 │ │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ │ @@ -1870594,15 +1870366,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrsbteq fp, [r8], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq pc, r4, r0, ror fp @ │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ strhteq r1, [fp], #69 @ 0x45 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r5, r8, r8, lsl #12 │ │ │ │ │ ldmible r7, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ │ @@ -1870718,15 +1870490,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adcseq r0, r9, r8, asr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r6, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ rsceq r7, fp, r5, asr lr │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r0, lsl #6 │ │ │ │ │ rsceq r6, sl, sp, lsl #30 │ │ │ │ │ @@ -1871099,15 +1870871,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r5, r9, r8, ror #5 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ rsceq r6, sl, sp, lsr pc │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1871468,15 +1871240,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r1, sl, r8, lsl #20 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq pc, lr, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r0, lsr pc │ │ │ │ │ + sbceq sl, r2, r8, lsl #30 │ │ │ │ │ rsceq fp, sl, sp, asr #16 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r6, r8, r0, lsl r4 │ │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ │ @@ -1872192,15 +1871964,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, lsl #1 │ │ │ │ │ strdeq r7, [ip], #221 @ 0xdd @ │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ rsceq r1, fp, r5, lsr #5 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrsbteq lr, [r9], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1873421,21 +1873193,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, lsl #15 │ │ │ │ │ rsceq r7, sl, r9, lsl #2 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r8, asr sl │ │ │ │ │ + sbceq r4, r2, r0, lsl #21 │ │ │ │ │ rsceq r0, fp, r1, asr lr │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r6, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, lsl #26 │ │ │ │ │ + sbceq r5, r2, r8, lsr #26 │ │ │ │ │ smlaleq r6, fp, r5, lr │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ smlaleq r1, r5, r8, sp │ │ │ │ │ strdeq r1, [r0], -r3 │ │ │ │ │ @@ -1873885,15 +1873657,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r8, r8, r8, lsl #21 │ │ │ │ │ addls r0, r7, pc, lsl #18 │ │ │ │ │ svccc 0x00cad04f │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, asr pc │ │ │ │ │ + sbceq sp, r2, r0, lsr pc │ │ │ │ │ rsceq r6, fp, r5, asr #28 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, asr #3 │ │ │ │ │ ldrdeq ip, [sl], #73 @ 0x49 @ │ │ │ │ │ @@ -1874342,15 +1874114,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r0, lsr #22 │ │ │ │ │ rsceq r0, fp, r1, ror #13 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, lsr #11 │ │ │ │ │ + adcseq r9, sl, r0, lsl #11 │ │ │ │ │ rsceq fp, fp, r9, lsl #4 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r8, lsl #15 │ │ │ │ │ rsceq r6, fp, r5, ror r9 │ │ │ │ │ @@ -1874450,15 +1874222,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r9, r8, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ + adcseq lr, pc, r8, lsl #20 │ │ │ │ │ smlaleq r5, fp, r1, sp │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r9, r8, r0, ror r4 │ │ │ │ │ rscls r6, ip, #10158080 @ 0x9b0000 │ │ │ │ │ @@ -1875130,15 +1874902,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r9, r8, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00e00000 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, lsl lr @ │ │ │ │ │ + ldrshteq sp, [pc], r0 │ │ │ │ │ rsceq ip, fp, r5, lsr #3 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r9, r8, r8, lsr pc │ │ │ │ │ ... │ │ │ │ │ @@ -1875230,31 +1875002,31 @@ │ │ │ │ │ rsceq r4, r9, r8, lsr #14 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r7, [r0], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r1, r9, r8, asr #25 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r5, [fp], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r4, r9, r0, asr #17 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, r7, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq r2, [r9], r0 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1875270,31 +1875042,31 @@ │ │ │ │ │ adcseq r8, r9, r0, lsr #30 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r9, [sl], #32 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r4, r9, r8, ror #18 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r2, [sl], r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ strdeq r4, [r9], #152 @ 0x98 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r3, r9, r0, lsl #31 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrshteq lr, [r9], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -1875430,15 +1875202,15 @@ │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, asr #21 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, lsl #5 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrhteq lr, [r9], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1875478,31 +1875250,31 @@ │ │ │ │ │ umlalseq ip, fp, r8, r3 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq ip, sp, r0, asr #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ strhteq r5, [r9], #24 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8, asr r2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r0, lsl #4 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, ror r4 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r0, lsl #4 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, ip, r8, ror r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -1875574,15 +1875346,15 @@ │ │ │ │ │ rsceq r5, r9, r0, lsl r7 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r0, ror #3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r8, lsl #15 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -1875590,15 +1875362,15 @@ │ │ │ │ │ rsceq r5, r9, r8, lsl #15 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r6, [fp], #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r8, lsl #15 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, sl, r8, lsr #30 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1875622,15 +1875394,15 @@ │ │ │ │ │ rsceq r5, r9, r0, lsl r4 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq r1, sl, r0, fp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r0, ror #25 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r3, sl, r0, lsl #23 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ rsceq r5, r9, r0, asr #26 │ │ │ │ │ @@ -1875646,15 +1875418,15 @@ │ │ │ │ │ rsceq r5, r9, r8, ror #30 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r0, asr #23 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, ror sp │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r4, sl, r0, asr lr │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ smlaleq r5, r9, r8, pc @ │ │ │ │ │ @@ -1875678,15 +1875450,15 @@ │ │ │ │ │ strdeq r6, [r9], #32 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x00778290 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r0, lsl r4 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r9, r9, r0, asr #28 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r3, sl, r0, ror r1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ rsceq r6, r9, r8, asr #7 │ │ │ │ │ @@ -1875710,15 +1875482,15 @@ │ │ │ │ │ rsceq r6, r9, r8, lsl r5 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq ip, sp, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r0, asr #23 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r3, r7, r0, ror #31 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -1875742,23 +1875514,23 @@ │ │ │ │ │ smlaleq r6, r9, r8, r9 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, ror #7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r0, lsl r4 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r6, r9, r0, lsl #22 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq ip, sp, r0, ror #23 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -1875782,15 +1875554,15 @@ │ │ │ │ │ strdeq r5, [r9], #128 @ 0x80 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ smlaleq r6, r9, r0, fp │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r4, sl, r0, asr r2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ rsceq r6, r9, r8, asr sl │ │ │ │ │ @@ -1875806,15 +1875578,15 @@ │ │ │ │ │ rsceq r5, r9, r0, asr #20 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8, ror r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r8, lsl #21 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r0, ror r6 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq pc, r9, r8, ror #31 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ │ @@ -1875862,15 +1875634,15 @@ │ │ │ │ │ rsceq r5, r9, r0, lsr #30 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r8, ror #12 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ strdeq r5, [r9], #104 @ 0x68 @ │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r4, fp, r0, lsr r2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1875878,15 +1875650,15 @@ │ │ │ │ │ rsceq r5, r9, r0, ror r7 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, ror #28 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r0, ror r7 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrhteq r5, [sl], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -1875894,15 +1875666,15 @@ │ │ │ │ │ rsceq r5, r9, r0, ror r7 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, lsl r3 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ rsceq r5, r9, r0, ror r7 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r3, [pc], #237 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ @@ -1875918,15 +1875690,15 @@ │ │ │ │ │ rsceq r5, r9, r0, asr #8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq sp, [sp], #-176 @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r8, asr sp │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ adcseq r4, fp, r0, asr #11 │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ rsceq r5, r9, r8, lsl #27 │ │ │ │ │ @@ -1875966,47 +1875738,47 @@ │ │ │ │ │ rsceq r5, r9, r0, asr #8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r5, [r0], #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0000 │ │ │ │ │ + stclcc 0, cr0, [r5], {0} │ │ │ │ │ rsceq r6, r9, r0, lsr #6 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r0, asr fp │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r0, asr #8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r0, lsl #23 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r0, asr #8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r8, lsr r5 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r5, r9, r0, asr #8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r8, asr #11 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ rsceq r6, r9, r0, asr #11 │ │ │ │ │ andeq ip, r0, r1, lsl #26 │ │ │ │ │ rsbseq sp, sp, r0, lsl #11 │ │ │ │ │ addeq r6, r0, r0, asr #4 │ │ │ │ │ addeq r6, r0, r0, asr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -1876021,15 +1875793,15 @@ │ │ │ │ │ rsceq r5, r9, r0, lsr #24 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r8, [sl], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r0, ror r1 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ adcseq r8, sl, r8, lsl #13 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1876037,23 +1875809,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror #22 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, asr sl │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ smlalseq sl, r9, r8, r1 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ adcseq r8, sl, r0, ror r8 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1876077,15 +1875849,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq ip, [r0], #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1876117,23 +1875889,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, r7, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, lsl lr │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrshteq r7, [sl], r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1876149,15 +1875921,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, ip, r8, asr #7 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ @@ -1876188,15 +1875960,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r5, [r7], #72 @ 0x48 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, ror #8 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ adcseq r7, fp, r0, lsr #18 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1876366,15 +1876138,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, lsl #21 │ │ │ │ │ rsceq r4, fp, r5, ror sp │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r8, lsl lr │ │ │ │ │ + strdeq r4, [r2], #208 @ 0xd0 │ │ │ │ │ strhteq r2, [fp], #165 @ 0xa5 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, r9, r8, lsr #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1876467,15 +1876239,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq fp, r8, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, asr #17 │ │ │ │ │ + ldrshteq sl, [pc], r0 │ │ │ │ │ smlaleq pc, sl, r5, r1 @ │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sl, r9, r8, lsr pc │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1876533,15 +1876305,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r1, r8, lsl r9 │ │ │ │ │ rsceq r5, fp, sp, lsl #28 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r9, [r2], #32 │ │ │ │ │ + ldrdeq r9, [r2], #40 @ 0x28 │ │ │ │ │ rsceq lr, sl, r9, lsl #4 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1877822,15 +1877594,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r3, sl, r0, lsr r7 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrdeq r0, [r2], #80 @ 0x50 @ │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r0, lsl #26 │ │ │ │ │ + adcseq pc, pc, r8, lsr #26 │ │ │ │ │ strdeq sl, [sl], #229 @ 0xe5 @ │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sl, sl, r0, lsr #26 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1877888,15 +1877660,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ smlaleq ip, r8, r8, ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andmi r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, lsl #6 │ │ │ │ │ + ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ rsceq sl, sl, r5, lsl #26 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrshteq fp, [sl], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1877954,21 +1877726,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, ror #8 │ │ │ │ │ strdeq r6, [fp], #221 @ 0xdd @ │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r0, ror r1 │ │ │ │ │ + sbceq r2, r2, r8, asr #2 │ │ │ │ │ ldrdeq r4, [fp], #5 @ │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, lsl lr │ │ │ │ │ + strdeq r9, [r2], #208 @ 0xd0 │ │ │ │ │ rsceq r6, fp, r9, lsl sp │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r8, lsr #21 │ │ │ │ │ rsceq lr, sl, r1, lsr #18 │ │ │ │ │ @@ -1877984,15 +1877756,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r1, [r2], #40 @ 0x28 │ │ │ │ │ smlaleq r6, fp, sp, r9 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r2, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, ror #14 │ │ │ │ │ + sbceq sp, r2, r8, lsr r7 │ │ │ │ │ rsceq r6, fp, r9, ror #19 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1878239,15 +1878011,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r1, fp, r0, ror #6 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsl #11 │ │ │ │ │ + sbceq sp, r2, r0, lsr r5 │ │ │ │ │ smlaleq r6, fp, sp, fp │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1878790,15 +1878562,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r8, asr pc │ │ │ │ │ rsceq r7, sl, sp, lsr r6 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r8 │ │ │ │ │ + ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ rsceq r7, sl, r5, ror r6 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq lr, r9, r8, ror #20 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1878850,15 +1878622,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, ror #9 │ │ │ │ │ rsceq r4, ip, sp, asr sl │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq lr, [r1], #112 @ 0x70 │ │ │ │ │ + sbceq lr, r1, r0, lsl #16 │ │ │ │ │ ldrdeq fp, [ip], #37 @ 0x25 @ │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, lsl #26 │ │ │ │ │ smlaleq ip, sl, r9, r0 │ │ │ │ │ @@ -1878928,15 +1878700,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r0, ror #29 │ │ │ │ │ rsceq r7, sl, r9, asr #14 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, ror #23 │ │ │ │ │ + sbceq r5, r2, r0, asr #23 │ │ │ │ │ rsceq r7, sl, sp, ror r7 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ rsceq r9, r2, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r3, asr #21 │ │ │ │ │ @@ -1879167,15 +1878939,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, lsl r9 │ │ │ │ │ rsceq ip, ip, r9, lsl #27 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r7, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq r7, r2, r0, r4 │ │ │ │ │ smlaleq sl, ip, r9, r2 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1879311,15 +1879083,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, sl, r8, lsl #14 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r6, r1, r0, ror #4 │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8 │ │ │ │ │ + ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ rsceq ip, ip, r5, ror #20 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r4, [r2], #40 @ 0x28 │ │ │ │ │ rsceq pc, ip, r5, ror #4 │ │ │ │ │ @@ -1879329,15 +1879101,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, lsl #5 │ │ │ │ │ ldrdeq fp, [ip], #137 @ 0x89 @ │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r1, r0, lsr #7 │ │ │ │ │ rsceq r4, ip, r1, ror #18 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ umlalseq r2, sl, r0, sl │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1879527,15 +1879299,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r2, pc, r0, lsr #30 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, lsl #21 │ │ │ │ │ + sbceq r0, r2, r8, asr sl │ │ │ │ │ rsceq fp, ip, sp, ror #26 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq lr, r8, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1879821,15 +1879593,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r0, r0, lsr #7 │ │ │ │ │ rsceq fp, ip, sp, lsr #6 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, lsl #15 │ │ │ │ │ + sbceq ip, r2, r0, ror #14 │ │ │ │ │ rsceq fp, ip, r5, lsl #21 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrhteq sl, [sl], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1879917,15 +1879689,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq r9, [sl], r8 │ │ │ │ │ rsceq r4, ip, r9, lsl #20 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r8, lsr r7 │ │ │ │ │ + sbceq r1, r0, r0, lsl r7 │ │ │ │ │ rsceq r4, ip, r1, lsr sl │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r6, r2, r8, r6 │ │ │ │ │ smlaleq sl, ip, r1, r3 │ │ │ │ │ @@ -1880104,15 +1879876,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrshteq fp, [sl], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r0, r2, r0, lsr r5 │ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq fp, [r2], #128 @ 0x80 │ │ │ │ │ + sbceq fp, r2, r8, lsl r9 │ │ │ │ │ rsceq r8, ip, r9, rrx │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r0, ror r6 │ │ │ │ │ strhteq sl, [ip], #201 @ 0xc9 │ │ │ │ │ @@ -1880122,15 +1879894,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, lsl #25 │ │ │ │ │ rsceq sl, ip, r5, asr #30 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq sp, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq sp, r2, r0, lsr #12 │ │ │ │ │ rsceq r4, ip, sp, ror #21 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ adcseq r9, r9, r8, asr #22 │ │ │ │ │ rsceq r5, ip, r9, asr #19 │ │ │ │ │ @@ -1880571,15 +1880343,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, sl, r0, asr #14 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq sp, r2, r8, lsr #1 │ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ rsceq r6, sl, r1, lsr #17 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ rsceq r1, r4, r8, lsr #8 │ │ │ │ │ andeq r1, r0, r7, lsr #19 │ │ │ │ │ @@ -1880891,15 +1880663,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r3, [r2], #168 @ 0xa8 │ │ │ │ │ rsceq r6, sl, r1, lsr #18 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ rsceq r4, fp, r5, ror #4 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1880981,15 +1880753,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq pc, r4, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq pc, r1, r0, r4 @ │ │ │ │ │ + sbceq pc, r1, r8, ror #8 │ │ │ │ │ rsceq r6, sl, r5, lsr #23 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1881011,15 +1880783,15 @@ │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, sl, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r3, r0, lsr #14 │ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ rsceq r5, fp, r9, lsl r9 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r1, r2, r0, lr │ │ │ │ │ rsceq r6, sl, r5, ror ip │ │ │ │ │ @@ -1881098,15 +1880870,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ smlaleq r0, r9, r8, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00e00000 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ rsceq r1, fp, r1, asr #15 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rsceq r0, r9, r8, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1881146,15 +1880918,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ smlaleq r6, fp, r9, r6 │ │ │ │ │ rsceq pc, r8, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ rscseq r4, sl, r0, lsr sl │ │ │ │ │ rsceq pc, lr, sp, lsl #1 │ │ │ │ │ @@ -1881170,15 +1880942,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r8, lsl r9 @ │ │ │ │ │ smlaleq fp, sp, sp, r4 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8, lsl #30 │ │ │ │ │ + sbceq sl, r2, r0, lsr pc │ │ │ │ │ smlaleq r8, lr, r9, r7 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1881206,15 +1880978,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq r4, [sl], #8 │ │ │ │ │ ldrdeq r0, [pc], #73 @ │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ subeq r0, r9, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r1, r0, asr #23 │ │ │ │ │ + smulleq r4, r1, r8, fp │ │ │ │ │ rsceq r0, lr, r9, asr #30 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, asr #17 │ │ │ │ │ rsceq r5, lr, sp, ror #30 │ │ │ │ │ @@ -1881242,21 +1881014,21 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r2, sl, r8, ror #29 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r4, r6, r8, ror #23 │ │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r8, r2, r0, r9 │ │ │ │ │ + strheq r8, [r2], #152 @ 0x98 │ │ │ │ │ rsceq r5, lr, r1, lsr #31 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r0, lsr #17 │ │ │ │ │ + adcseq sl, pc, r8, lsr #16 │ │ │ │ │ rsceq fp, sp, r5, ror #4 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, lsr #12 │ │ │ │ │ ldrdeq r8, [lr], #97 @ 0x61 @ │ │ │ │ │ @@ -1881392,15 +1881164,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ rsceq ip, r2, r8, asr #32 │ │ │ │ │ andeq r0, r0, pc, asr pc │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ strdeq ip, [r2], #220 @ 0xdc @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, asr #18 │ │ │ │ │ + sbceq ip, r2, r8, ror #18 │ │ │ │ │ rsceq sl, lr, r1, ror #6 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq lr, r0, r1, lsl #18 │ │ │ │ │ ldrhteq r5, [sl], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1881489,15 +1881261,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smullseq r5, r0, r0, r6 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, lsr #11 │ │ │ │ │ + strdeq r2, [r0], #88 @ 0x58 │ │ │ │ │ rsceq ip, lr, r9, lsl #27 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r3, sl, r8, lsr r4 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1881513,15 +1881285,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, ror #14 │ │ │ │ │ rsceq fp, sp, sp, lsl r5 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r0, r2, r8, r1 │ │ │ │ │ + sbceq r0, r2, r0, ror r1 │ │ │ │ │ rsceq lr, sp, sp, lsl r0 │ │ │ │ │ ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r1, r8, asr #7 │ │ │ │ │ smlaleq fp, sp, r1, r8 │ │ │ │ │ @@ -1881591,15 +1881363,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r8, ror #3 │ │ │ │ │ strhteq r8, [lr], #33 @ 0x21 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsr #27 │ │ │ │ │ + sbceq sp, r2, r8, asr #27 │ │ │ │ │ rsceq r9, lr, sp, ror #30 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ smlaleq r0, r9, r0, r8 │ │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ │ @@ -1882152,15 +1881924,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ rscseq sl, r9, r0, lsr sl │ │ │ │ │ rsceq sp, lr, r1, asr #25 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, sp, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, ror #13 │ │ │ │ │ + adcseq r9, sl, r0, lsl r7 │ │ │ │ │ addeq sl, pc, r5, asr r3 @ │ │ │ │ │ rsceq r1, r9, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1884635,15 +1884407,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ rscseq r6, sl, r0, lsl #16 │ │ │ │ │ rsceq r7, pc, r5, asr #8 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ ldrshteq lr, [r0], #149 @ 0x95 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq lr, sl, r8, asr #22 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1885240,15 +1885012,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, sl, r0, asr ip │ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r8, lsr #11 │ │ │ │ │ + sbceq r1, r0, r0, lsl #11 │ │ │ │ │ ldrsbteq lr, [r0], #125 @ 0x7d │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1885317,15 +1885089,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, sl, r8, ror #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ strdeq r2, [r7], #128 @ 0x80 @ │ │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r8, ror #23 │ │ │ │ │ + sbceq sp, r1, r0, asr #23 │ │ │ │ │ rscseq sp, r0, r1, asr #15 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ sbceq r4, r3, r0, ror #29 │ │ │ │ │ ldrshteq fp, [r0], #25 │ │ │ │ │ @@ -1885543,15 +1885315,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r9, r6, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, asr #18 │ │ │ │ │ + sbceq lr, r1, r8, lsr r7 │ │ │ │ │ rscseq pc, r0, r1, lsr #21 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ ldrdeq pc, [r2], #0 │ │ │ │ │ rscseq r8, r1, r1, lsr #31 │ │ │ │ │ @@ -1885578,15 +1885350,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r1, fp, r8, lsl #30 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r4, r7, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, ror #13 │ │ │ │ │ + sbceq r2, r2, r8, lsr r7 │ │ │ │ │ rscseq ip, r2, sp, asr #19 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ @ instruction: 0x008bf5b0 │ │ │ │ │ andeq r1, r0, r7, asr #25 │ │ │ │ │ @@ -1885904,15 +1885676,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ adcseq r7, sp, r8, asr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r9, [sl], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r0, r0, asr #13 │ │ │ │ │ + smulleq fp, r0, r8, r6 │ │ │ │ │ ldrsbteq lr, [r0], #249 @ 0xf9 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1886576,15 +1886348,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq sl, [r2], #200 @ 0xc8 │ │ │ │ │ rscseq r3, r1, r1, lsr sl │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, asr sl │ │ │ │ │ + sbceq r0, r2, r8, lsr #21 │ │ │ │ │ rscseq sp, r2, sp, lsl #6 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1886624,15 +1886396,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ adcseq r9, r9, r8, ror #3 │ │ │ │ │ rscseq r7, r1, r5, lsl #28 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ andeq r0, r2, r1 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, ror #4 │ │ │ │ │ + sbceq r5, r2, r8, lsl #5 │ │ │ │ │ rscseq r9, r2, r1, asr r6 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1887055,15 +1886827,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r3, r8, ror ip │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, lsr #22 │ │ │ │ │ + adcseq sl, ip, r8, asr #22 │ │ │ │ │ rscseq sp, r2, r1, ror r0 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq sp, [r2], #80 @ 0x50 │ │ │ │ │ rscseq r6, r1, r5, asr r0 │ │ │ │ │ @@ -1887533,15 +1887305,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r3, [r2], #0 │ │ │ │ │ rscseq r6, r2, r9, asr #17 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, ror #4 │ │ │ │ │ + sbceq r1, r2, r8, lsl #5 │ │ │ │ │ ldrhteq r9, [r2], #85 @ 0x55 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrhteq r0, [ip], r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -1887557,27 +1887329,27 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r6, r8, asr #16 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, lsl #26 │ │ │ │ │ + sbceq ip, r2, r0, asr sp │ │ │ │ │ rscseq r6, r2, r5, lsl r9 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r6, r8, ror r8 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r0, lsr r0 @ │ │ │ │ │ + adcseq pc, pc, r8 │ │ │ │ │ rscseq r6, r2, r1, ror r9 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1887647,15 +1887419,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, sl, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, ror #24 │ │ │ │ │ + sbceq r5, r2, r8, lsl #25 │ │ │ │ │ sbceq r8, sl, r5, ror #5 │ │ │ │ │ strhteq r6, [r9], #144 @ 0x90 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1887809,15 +1887581,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r8 │ │ │ │ │ rsceq r8, lr, r5, asr #20 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r0, lsr #7 │ │ │ │ │ + sbceq sp, r0, r8, asr #7 │ │ │ │ │ rsceq r6, lr, r1, lsl r6 │ │ │ │ │ rsceq r6, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -1895413,15 +1895185,15 @@ │ │ │ │ │ strdeq r9, [r0], #208 @ 0xd0 │ │ │ │ │ sbcseq r3, r5, r8, lsl #12 │ │ │ │ │ adcseq fp, r9, r0, lsr #6 │ │ │ │ │ sbceq r5, r1, r8, lsl lr │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ sbceq r7, r0, r8, lsl r9 │ │ │ │ │ rsceq r6, r8, r8, lsl r5 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ rsceq r6, r8, r0, asr ip │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ rsceq r6, r8, r8, ror #24 │ │ │ │ │ rscseq r7, r9, r8, asr r0 │ │ │ │ │ rscseq r7, r9, r0, lsl #1 │ │ │ │ │ rscseq r7, r9, r8, lsr #1 │ │ │ │ │ @@ -1925151,27 +1924923,27 @@ │ │ │ │ │ sbcseq r8, r6, r8, lsl #18 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rsceq pc, r8, r8, asr r7 @ │ │ │ │ │ rsceq pc, r8, r0, ror r7 @ │ │ │ │ │ adcseq r3, sl, r0, rrx │ │ │ │ │ adcseq r3, sl, r0, lsr #1 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ rsceq pc, r8, r8, lsl #24 │ │ │ │ │ rsceq pc, r8, r8, lsr ip @ │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq r3, sl, r8, lsl fp │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ ldrsbteq pc, [pc], r8 @ │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ @@ -1925182,62 +1924954,62 @@ │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ strheq r8, [r0], #192 @ 0xc0 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ sbceq r3, r0, r0, lsl #31 │ │ │ │ │ strheq r8, [r3], #72 @ 0x48 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ sbceq r3, r0, r8, lsl lr │ │ │ │ │ sbceq r3, r0, r0, lsr pc │ │ │ │ │ sbceq sl, r0, r0, ror #19 │ │ │ │ │ rsceq pc, r8, r0, lsl #31 │ │ │ │ │ sbcseq r8, r6, r8, lsr #18 │ │ │ │ │ adcseq r5, sl, r8, asr #6 │ │ │ │ │ sbceq ip, r2, r8, lsr #21 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbcseq r8, r6, r8, asr #18 │ │ │ │ │ sbceq r4, r0, r8 │ │ │ │ │ adcseq r5, sl, r8, lsl #21 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ sbcseq r8, r6, r8, ror #18 │ │ │ │ │ sbceq r5, r0, r0, lsl #1 │ │ │ │ │ adcseq r6, sl, r0, rrx │ │ │ │ │ sbceq lr, r1, r0, lsl #26 │ │ │ │ │ sbcseq r8, r6, r8, lsl #19 │ │ │ │ │ sbceq r9, r0, r8, lsl #30 │ │ │ │ │ adcseq r6, sl, r0, ror r5 │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ sbcseq r3, r5, r8, asr #32 │ │ │ │ │ adcseq r6, sl, r0, lsl #22 │ │ │ │ │ - strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r2, r2, r8, lsl #15 │ │ │ │ │ sbcseq r3, r5, r8, rrx │ │ │ │ │ adcseq r8, r8, r8, lsl #26 │ │ │ │ │ sbceq fp, r2, r8, lsr #31 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ sbcseq r3, r5, r8, asr #4 │ │ │ │ │ adcseq sl, r8, r0, ror #3 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbcseq r3, r5, r8, ror #11 │ │ │ │ │ smulleq r6, r0, r0, r9 │ │ │ │ │ adcseq fp, r8, r8, ror #2 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ ldrsbteq ip, [r8], r0 │ │ │ │ │ ldrdeq r9, [r0], #40 @ 0x28 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ sbcseq r3, r5, r8, asr #12 │ │ │ │ │ - sbceq sl, r0, r8, ror r8 │ │ │ │ │ + sbceq sl, r0, r8, lsr #16 │ │ │ │ │ ldrhteq ip, [r8], r8 │ │ │ │ │ sbceq r4, r3, r0, asr #28 │ │ │ │ │ adcseq r9, r9, r0, asr #8 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ rsceq r5, r8, r8, lsl #27 │ │ │ │ │ adcseq sp, r8, r0, ror #26 │ │ │ │ │ rsceq r5, r8, r0, lsr #27 │ │ │ │ │ rsceq r5, r8, r8, ror #27 │ │ │ │ │ strheq r8, [r2], #112 @ 0x70 │ │ │ │ │ sbceq sl, r2, r0, asr #23 │ │ │ │ │ rsceq r5, r8, r8, lsl lr │ │ │ │ │ @@ -1925246,27 +1925018,27 @@ │ │ │ │ │ adcseq lr, r8, r8, ror #17 │ │ │ │ │ adcseq lr, r8, r8, asr sl │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ sbcseq r3, r5, r8, lsl #13 │ │ │ │ │ sbceq r4, r0, r0, ror #4 │ │ │ │ │ adcseq pc, r8, r0, ror #4 │ │ │ │ │ - sbceq sl, r2, r0, lsr pc │ │ │ │ │ + sbceq sl, r2, r8, lsl #30 │ │ │ │ │ sbceq r7, r0, r0, asr #13 │ │ │ │ │ sbceq r6, r0, r8, lsl #5 │ │ │ │ │ adcseq ip, pc, r8, lsl #20 │ │ │ │ │ sbceq r8, r3, r8, ror r3 │ │ │ │ │ adcseq pc, r8, r8, lsr #25 │ │ │ │ │ sbceq r7, r0, r8, lsl r9 │ │ │ │ │ - sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + strdeq r4, [r2], #8 │ │ │ │ │ sbcseq r3, r5, r8, lsr #13 │ │ │ │ │ adcseq r0, r9, r0, lsr #3 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ sbceq r9, r2, r8, asr sl │ │ │ │ │ sbceq r3, r2, r8, lsl #25 │ │ │ │ │ sbcseq r8, r4, r0, ror #19 │ │ │ │ │ sbcseq r3, r5, r8, asr #13 │ │ │ │ │ adcseq r1, r9, r0, lsr #13 │ │ │ │ │ ldrdeq ip, [r2], #80 @ 0x50 │ │ │ │ │ ldrheq r8, [r4], #152 @ 0x98 │ │ │ │ │ @@ -1925276,15 +1925048,15 @@ │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ addeq r3, r0, r8, lsl r9 │ │ │ │ │ sbceq r2, r0, r8, lsr r7 │ │ │ │ │ sbceq r9, r3, r8, ror #18 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ adcseq r3, r9, r0, lsl r0 │ │ │ │ │ sbceq r3, r2, r0, lsr #17 │ │ │ │ │ - sbceq r4, r2, r8, asr sl │ │ │ │ │ + sbceq r4, r2, r0, lsl #21 │ │ │ │ │ ldrsbteq r3, [r9], r8 │ │ │ │ │ adcseq r3, r9, r0, ror #7 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ ldrshteq r3, [r9], r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ sbceq r9, r3, r0, lsr #7 │ │ │ │ │ @@ -1925310,15 +1925082,15 @@ │ │ │ │ │ sbceq r6, r3, r0, ror #29 │ │ │ │ │ sbceq sl, r3, r8, ror #18 │ │ │ │ │ smulleq r6, r3, r0, lr │ │ │ │ │ ldrsbteq sl, [r3], r0 │ │ │ │ │ sbceq r7, r3, r0, ror r1 │ │ │ │ │ sbceq r9, r3, r8, lsl #10 │ │ │ │ │ rsceq r8, r8, r8, asr #16 │ │ │ │ │ - sbceq sp, r2, r8, asr pc │ │ │ │ │ + sbceq sp, r2, r0, lsr pc │ │ │ │ │ adcseq sl, pc, r0, ror #19 │ │ │ │ │ rscseq r7, r9, r8, lsr r7 │ │ │ │ │ adcseq sl, r9, r8, ror #12 │ │ │ │ │ adcseq sl, r9, r0, lsr #13 │ │ │ │ │ ldrshteq sl, [r9], r8 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ ldrshteq r7, [r9], #208 @ 0xd0 │ │ │ │ │ @@ -1925343,29 +1925115,29 @@ │ │ │ │ │ ldrshteq ip, [r9], r8 │ │ │ │ │ adcseq ip, r9, r0, lsr r5 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq lr, pc, r0, lsr r0 @ │ │ │ │ │ adcseq ip, r9, r8, ror #13 │ │ │ │ │ adcseq ip, r9, r0, lsr #14 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ - adcseq r9, sl, r8, lsr #11 │ │ │ │ │ - adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ + adcseq r9, sl, r0, lsl #11 │ │ │ │ │ + adcseq lr, pc, r8, lsl #20 │ │ │ │ │ adcseq ip, r9, r0, lsr #24 │ │ │ │ │ adcseq ip, r9, r0, ror sp │ │ │ │ │ sbceq sp, r2, r8, lsl #15 │ │ │ │ │ sbceq r5, r2, r8, lsl r4 │ │ │ │ │ adcseq ip, r9, r8, asr lr │ │ │ │ │ rsceq r9, r8, r0, lsl r4 │ │ │ │ │ adcseq r9, fp, r0, lsr #17 │ │ │ │ │ adcseq sp, r9, r0, asr r1 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r1, r0, lsr #7 │ │ │ │ │ addeq sl, r0, r8, asr pc │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ - adcseq sl, pc, r8, asr #17 │ │ │ │ │ + ldrshteq sl, [pc], r0 │ │ │ │ │ adcseq sp, r9, r8, lsl #7 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ adcseq sp, r9, r8, lsl r4 │ │ │ │ │ sbceq r8, r3, r0, lsr r0 │ │ │ │ │ sbceq r8, r3, r8, asr r0 │ │ │ │ │ rscseq r7, r9, r0, asr #8 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ @@ -1925375,15 +1925147,15 @@ │ │ │ │ │ sbceq r0, r0, r8, lsr #16 │ │ │ │ │ sbceq r5, r2, r0, ror fp │ │ │ │ │ ldrshteq r7, [r9], #48 @ 0x30 │ │ │ │ │ sbceq r8, r3, r0, lsl #1 │ │ │ │ │ adcseq r1, r4, r0, ror #9 │ │ │ │ │ rscseq r7, r9, r8, ror #28 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ - sbceq r1, r3, r8, asr #27 │ │ │ │ │ + strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ adcseq sp, r9, r0, lsr sl │ │ │ │ │ adcseq pc, pc, r0, asr #23 │ │ │ │ │ adcseq sp, r9, r0, lsl #25 │ │ │ │ │ adcseq r4, pc, r0, lsl #21 │ │ │ │ │ adcseq sp, r9, r0, lsr #27 │ │ │ │ │ ldrsbteq sp, [r9], r8 │ │ │ │ │ @@ -1925400,15 +1925172,15 @@ │ │ │ │ │ adcseq lr, r9, r0, ror r0 │ │ │ │ │ adcseq lr, r9, r8, lsr #1 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ sbceq r5, r2, r8, ror #13 │ │ │ │ │ adcseq r2, r4, r8, ror #3 │ │ │ │ │ ldrsbteq lr, [r9], r0 │ │ │ │ │ adcseq lr, r9, r0, lsr #4 │ │ │ │ │ - sbceq r4, r2, r8, lsl lr │ │ │ │ │ + strdeq r4, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq lr, r9, r0, lsl #10 │ │ │ │ │ adcseq lr, r9, r8, lsr r5 │ │ │ │ │ sbceq lr, r2, r0, lsl ip │ │ │ │ │ adcseq lr, r9, r0, lsr #11 │ │ │ │ │ adcseq lr, r9, r0, lsl r6 │ │ │ │ │ adcseq r9, sl, r8, lsr #21 │ │ │ │ │ ldrdeq r8, [r3], #0 │ │ │ │ │ @@ -1925450,15 +1925222,15 @@ │ │ │ │ │ adcseq pc, r9, r8, asr #11 │ │ │ │ │ rscseq r7, r9, r0, lsl #11 │ │ │ │ │ ldrdeq r6, [r0], #160 @ 0xa0 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ umlalseq pc, r9, r8, r7 @ │ │ │ │ │ - adcseq r1, r4, r8, lsr #31 │ │ │ │ │ + adcseq r1, r4, r0, lsl #31 │ │ │ │ │ adcseq pc, r9, r0, lsl #16 │ │ │ │ │ ldrshteq pc, [r9], r0 @ │ │ │ │ │ adcseq pc, r9, r8, lsr r9 @ │ │ │ │ │ adcseq pc, r9, r8, ror sp @ │ │ │ │ │ sbcseq r3, r5, r8, lsl #16 │ │ │ │ │ sbceq r7, r0, r8, lsl r4 │ │ │ │ │ adcseq pc, r9, r0, lsr #31 │ │ │ │ │ @@ -1925477,15 +1925249,15 @@ │ │ │ │ │ adcseq r0, sl, r0, asr #28 │ │ │ │ │ smulleq r1, r3, r0, r4 │ │ │ │ │ sbcseq r3, r5, r8, lsr #18 │ │ │ │ │ sbceq r3, r0, r8, ror #23 │ │ │ │ │ adcseq ip, r3, r8, asr sl │ │ │ │ │ adcseq ip, r3, r0, ror r1 │ │ │ │ │ smullseq fp, r3, r0, r9 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ ldrhteq r1, [sl], r0 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ adcseq r1, sl, r8, ror #12 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ adcseq r1, sl, r0, lsl r7 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ ldrsbteq r1, [sl], r8 │ │ │ │ │ @@ -1925503,15 +1925275,15 @@ │ │ │ │ │ adcseq r1, sl, r0, lsl sp │ │ │ │ │ adcseq r1, sl, r8, ror #26 │ │ │ │ │ adcseq r1, sl, r8, lsr #27 │ │ │ │ │ adcseq r1, sl, r8, lsr #29 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ sbceq r9, r3, r0, lsr #2 │ │ │ │ │ smlalseq r7, r9, r0, r4 │ │ │ │ │ - sbceq r5, r2, r0, lsl #26 │ │ │ │ │ + sbceq r5, r2, r8, lsr #26 │ │ │ │ │ adcseq r2, sl, r8, lsl #25 │ │ │ │ │ sbceq r3, r2, r8, lsl #15 │ │ │ │ │ adcseq r2, sl, r8, asr sp │ │ │ │ │ adcseq r2, sl, r8, lsr #27 │ │ │ │ │ adcseq r2, sl, r0, ror #27 │ │ │ │ │ rscseq r7, r9, r8, ror #8 │ │ │ │ │ sbceq r7, r3, r0, asr #28 │ │ │ │ │ @@ -1925522,42 +1925294,42 @@ │ │ │ │ │ adcseq r0, r4, r8, asr #27 │ │ │ │ │ adcseq r3, sl, r8, asr #1 │ │ │ │ │ adcseq r3, sl, r0, lsl r1 │ │ │ │ │ sbceq r9, r3, r8, ror #3 │ │ │ │ │ sbceq r9, r3, r0, lsl r2 │ │ │ │ │ rscseq r7, r9, r8, asr #12 │ │ │ │ │ strdeq r2, [r3], #88 @ 0x58 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq r5, r3, r0, asr r8 │ │ │ │ │ umlalseq r3, sl, r0, r3 │ │ │ │ │ adcseq r3, sl, r0, asr #8 │ │ │ │ │ ldrhteq r1, [r4], r8 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ adcseq r3, sl, r0, ror #17 │ │ │ │ │ adcseq r3, sl, r0, lsr r9 │ │ │ │ │ adcseq r3, sl, r8, lsr #19 │ │ │ │ │ adcseq r3, sl, r0, ror #19 │ │ │ │ │ adcseq r3, sl, r0, lsr #20 │ │ │ │ │ adcseq r3, sl, r8, ror #20 │ │ │ │ │ adcseq r3, sl, r0, lsr #21 │ │ │ │ │ rscseq r7, r9, r8, asr #7 │ │ │ │ │ adcseq r3, sl, r8, lsl #25 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ rsceq fp, r8, r8, lsl r5 │ │ │ │ │ adcseq r3, sl, r0, lsl lr │ │ │ │ │ adcseq r4, sl, r8, lsl r1 │ │ │ │ │ adcseq r4, sl, r8, ror r1 │ │ │ │ │ sbceq r8, r1, r0, lsr #2 │ │ │ │ │ - strheq r9, [r2], #32 │ │ │ │ │ + ldrdeq r9, [r2], #40 @ 0x28 │ │ │ │ │ adcseq r4, sl, r8, ror #5 │ │ │ │ │ adcseq r4, sl, r0, lsr #6 │ │ │ │ │ umlalseq r4, sl, r0, r3 │ │ │ │ │ sbceq r9, r3, r8, ror #8 │ │ │ │ │ adcseq r4, sl, r8, ror #8 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ rsceq fp, r8, r8, lsr #11 │ │ │ │ │ adcseq lr, pc, r8, ror r8 @ │ │ │ │ │ adcseq r4, sl, r8, lsl #14 │ │ │ │ │ rsceq fp, r8, r0, asr #11 │ │ │ │ │ ldrdeq fp, [r8], #88 @ 0x58 @ │ │ │ │ │ adcseq r4, sl, r8, ror #15 │ │ │ │ │ rsceq fp, r8, r0, lsr #12 │ │ │ │ │ @@ -1925571,42 +1925343,42 @@ │ │ │ │ │ adcseq r5, sl, r0, ror #1 │ │ │ │ │ sbcseq r3, r5, r8, ror #19 │ │ │ │ │ sbceq sl, r0, r0, lsr r5 │ │ │ │ │ adcseq r5, sl, r8, lsr r3 │ │ │ │ │ sbceq r1, r3, r8, lsl #25 │ │ │ │ │ adcseq r9, r8, r0, asr #4 │ │ │ │ │ sbcseq r3, r5, r8, lsl #20 │ │ │ │ │ - sbceq r5, r0, r8, lsr ip │ │ │ │ │ + sbceq r5, r0, r0, lsl ip │ │ │ │ │ adcseq r9, r8, r0, asr #27 │ │ │ │ │ sbceq sl, r2, r0, lsr #17 │ │ │ │ │ ldrhteq sl, [r8], r0 │ │ │ │ │ strdeq r8, [r8], #8 @ │ │ │ │ │ sbceq r6, r2, r8, lsr r2 │ │ │ │ │ sbceq pc, r1, r0, ror #9 │ │ │ │ │ adcseq r2, r4, r0, lsl ip │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ rsceq r8, r8, r8, lsl #3 │ │ │ │ │ sbceq r5, r2, r8, asr #22 │ │ │ │ │ rsceq r9, r8, r0, ror #7 │ │ │ │ │ strhteq fp, [r8], #48 @ 0x30 │ │ │ │ │ adcseq fp, r8, r8, asr #15 │ │ │ │ │ adcseq fp, r8, r0, lsr #17 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ adcseq sp, pc, r8, lsr #11 │ │ │ │ │ ldrdeq r2, [r0], #80 @ 0x50 │ │ │ │ │ smulleq r7, r1, r8, fp │ │ │ │ │ strheq r5, [r0], #72 @ 0x48 │ │ │ │ │ sbceq fp, r0, r0, lsr r0 │ │ │ │ │ sbceq r7, r3, r0, ror #4 │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ adcseq ip, r8, r8, lsr pc │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ adcseq sp, r8, r8, ror #4 │ │ │ │ │ rsceq fp, r8, r8, asr #13 │ │ │ │ │ sbceq r0, r2, r0, asr #13 │ │ │ │ │ ldrhteq r7, [r9], #72 @ 0x48 │ │ │ │ │ ldrdeq r9, [r3], #80 @ 0x50 │ │ │ │ │ @@ -1925622,15 +1925394,15 @@ │ │ │ │ │ rsceq fp, r8, r8, ror #15 │ │ │ │ │ adcseq lr, r8, r8, ror #8 │ │ │ │ │ rsceq fp, r8, r0, ror r7 │ │ │ │ │ strdeq r7, [r3], #168 @ 0xa8 │ │ │ │ │ adcseq lr, r8, r8, asr #17 │ │ │ │ │ rsceq fp, r8, r8, lsl #15 │ │ │ │ │ adcseq lr, r8, r0, lsl fp │ │ │ │ │ - adcseq pc, pc, r0, lsl #26 │ │ │ │ │ + adcseq pc, pc, r8, lsr #26 │ │ │ │ │ rsceq fp, r8, r0, lsr #15 │ │ │ │ │ adcseq lr, r8, r0, lsr ip │ │ │ │ │ sbceq r9, r3, r0, asr #3 │ │ │ │ │ rsceq fp, r8, r0, lsl #16 │ │ │ │ │ rsceq fp, r8, r0, ror #16 │ │ │ │ │ umlalseq lr, r3, r8, fp │ │ │ │ │ adcseq pc, r8, r8, lsl #1 │ │ │ │ │ @@ -1925677,15 +1925449,15 @@ │ │ │ │ │ sbceq r4, r2, r8, ror #8 │ │ │ │ │ sbceq r2, r2, r0, lsl r2 │ │ │ │ │ sbceq sl, r2, r0, lsr r5 │ │ │ │ │ sbceq r9, r3, r8, lsr r2 │ │ │ │ │ adcseq r1, r9, r0, ror #12 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ - sbceq r9, r2, r8, lsl lr │ │ │ │ │ + strdeq r9, [r2], #208 @ 0xd0 │ │ │ │ │ ldrdeq r3, [r3], #160 @ 0xa0 │ │ │ │ │ adcseq r1, r9, r0, lsr sl │ │ │ │ │ sbceq r0, r3, r8, asr sl │ │ │ │ │ ldrsbteq r1, [r9], r8 │ │ │ │ │ rscseq r8, r9, r8, ror r3 │ │ │ │ │ adcseq r1, r9, r0, lsl #27 │ │ │ │ │ adcseq lr, r3, r0, lsr #12 │ │ │ │ │ @@ -1925693,15 +1925465,15 @@ │ │ │ │ │ adcseq r2, r9, r0, lsl #7 │ │ │ │ │ adcseq r2, r9, r0, ror #9 │ │ │ │ │ adcseq r2, r9, r8, lsr #10 │ │ │ │ │ adcseq r2, r9, r0, lsl #11 │ │ │ │ │ adcseq r2, r9, r0, asr #11 │ │ │ │ │ adcseq r2, r9, r0, lsl r6 │ │ │ │ │ adcseq r2, r9, r8, asr r6 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ adcseq r2, r9, r0, lsr #15 │ │ │ │ │ adcseq r2, r9, r0, lsl #16 │ │ │ │ │ adcseq r2, r9, r8, lsr r8 │ │ │ │ │ adcseq r2, r9, r0, asr #19 │ │ │ │ │ ldrshteq r2, [r9], r8 │ │ │ │ │ adcseq r2, r9, r8, ror sl │ │ │ │ │ sbceq r9, r3, r0, asr sp │ │ │ │ │ @@ -1925711,25 +1925483,25 @@ │ │ │ │ │ smulleq r6, r0, r8, r1 │ │ │ │ │ ldrhteq lr, [pc], r0 │ │ │ │ │ adcseq r2, r9, r0, asr pc │ │ │ │ │ adcseq r3, r9, r8, lsl #1 │ │ │ │ │ sbceq r9, r3, r0, lsr r5 │ │ │ │ │ sbceq r0, r3, r0, lsr pc │ │ │ │ │ sbceq sl, r0, r0, ror r1 │ │ │ │ │ - ldrdeq r2, [r3], #80 @ 0x50 │ │ │ │ │ + sbceq r2, r3, r8, lsr #11 │ │ │ │ │ sbceq r0, r3, r0, lsr r0 │ │ │ │ │ sbceq r7, r0, r8, asr r0 │ │ │ │ │ adcseq r3, r9, r0, lsl #11 │ │ │ │ │ rscseq r7, r9, r8, lsl r4 │ │ │ │ │ adcseq r3, r9, r0, lsr r8 │ │ │ │ │ adcseq r3, r9, r0, asr lr │ │ │ │ │ adcseq r3, r9, r8, lsl pc │ │ │ │ │ umlalseq r3, r9, r8, pc @ │ │ │ │ │ adcseq r3, r9, r8, ror #31 │ │ │ │ │ - sbceq r2, r2, r0, ror r1 │ │ │ │ │ + sbceq r2, r2, r8, asr #2 │ │ │ │ │ strdeq r4, [r3], #8 │ │ │ │ │ adcseq r4, r9, r8, asr #12 │ │ │ │ │ umlalseq r4, r9, r8, r7 │ │ │ │ │ adcseq r4, r9, r0, lsr #17 │ │ │ │ │ ldrshteq r7, [r9], #88 @ 0x58 │ │ │ │ │ adcseq r9, r3, r8, lsl #5 │ │ │ │ │ strdeq r0, [r2], #48 @ 0x30 │ │ │ │ │ @@ -1925740,15 +1925512,15 @@ │ │ │ │ │ adcseq r6, r9, r0, lsr r4 │ │ │ │ │ adcseq r6, r9, r8, ror #14 │ │ │ │ │ adcseq r6, r9, r0, ror #15 │ │ │ │ │ ldrhteq r6, [r9], r0 │ │ │ │ │ adcseq r6, r9, r8, ror #25 │ │ │ │ │ ldrsbteq r6, [r9], r8 │ │ │ │ │ sbceq r8, r3, r8, lsr #1 │ │ │ │ │ - sbceq r6, r2, r0, asr r3 │ │ │ │ │ + sbceq r6, r2, r8, lsr #6 │ │ │ │ │ adcseq sl, r9, r8, asr #8 │ │ │ │ │ adcseq sl, r9, r0, lsr r5 │ │ │ │ │ adcseq sl, r9, r0, lsr #14 │ │ │ │ │ adcseq sl, r9, r8, asr #30 │ │ │ │ │ sbceq r9, r3, r8, lsl r4 │ │ │ │ │ ldrsbteq fp, [r9], r8 │ │ │ │ │ adcseq fp, r9, r8, lsr r3 │ │ │ │ │ @@ -1925760,15 +1925532,15 @@ │ │ │ │ │ sbcseq r3, r5, r8, lsr #20 │ │ │ │ │ sbceq r9, r0, r0, lsr #12 │ │ │ │ │ adcseq ip, r9, r8, lsr #10 │ │ │ │ │ ldrhteq r4, [pc], r0 │ │ │ │ │ sbcseq r3, r5, r8, asr #20 │ │ │ │ │ sbceq r9, r0, r0, asr #3 │ │ │ │ │ umlalseq sp, r9, r8, r0 │ │ │ │ │ - sbceq r2, r0, r0, lsl #6 │ │ │ │ │ + ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ sbceq r9, r2, r8, lsr #26 │ │ │ │ │ adcseq sp, r9, r0, asr r6 │ │ │ │ │ ldrhteq sp, [r9], r8 │ │ │ │ │ ldrshteq sp, [r9], r8 │ │ │ │ │ adcseq sp, r9, r8, ror #14 │ │ │ │ │ adcseq sp, r9, r8, lsr #15 │ │ │ │ │ sbcseq r3, r5, r8, ror #20 │ │ │ │ │ @@ -1925779,15 +1925551,15 @@ │ │ │ │ │ sbceq r7, r3, r0, lsr #7 │ │ │ │ │ sbceq r8, r2, r0, asr #13 │ │ │ │ │ ldrshteq lr, [r9], r0 │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ sbcseq lr, r4, r8, ror #28 │ │ │ │ │ sbceq r8, r3, r0, asr #3 │ │ │ │ │ sbceq r8, r3, r8, ror #3 │ │ │ │ │ - adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ + adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ sbcseq lr, r4, r0, ror #14 │ │ │ │ │ adcseq r9, fp, r0, asr #3 │ │ │ │ │ adcseq lr, r9, r0, ror r9 │ │ │ │ │ adcseq lr, r9, r0, asr sl │ │ │ │ │ ldrhteq r4, [pc], r8 │ │ │ │ │ adcseq pc, pc, r0, lsl #21 │ │ │ │ │ strhteq ip, [r8], #216 @ 0xd8 │ │ │ │ │ @@ -1925812,15 +1925584,15 @@ │ │ │ │ │ adcseq pc, r9, r0, asr r5 @ │ │ │ │ │ ldrshteq pc, [r9], r0 @ │ │ │ │ │ adcseq pc, r9, r8, asr #12 │ │ │ │ │ sbceq r4, r2, r8, lsl #15 │ │ │ │ │ sbcseq r9, r4, r0, ror fp │ │ │ │ │ adcseq pc, r9, r8, ror r7 @ │ │ │ │ │ sbceq r3, r1, r0, lsr r0 │ │ │ │ │ - adcseq r9, pc, r8, asr sl @ │ │ │ │ │ + adcseq r9, pc, r0, lsl #21 │ │ │ │ │ sbceq r2, r2, r8, asr #17 │ │ │ │ │ sbceq fp, r2, r8, asr sl │ │ │ │ │ adcseq sl, ip, r8, lsl #5 │ │ │ │ │ sbceq r4, r3, r8, lsr #16 │ │ │ │ │ adcseq pc, r9, r8, asr #23 │ │ │ │ │ sbceq r8, r1, r0, lsl #21 │ │ │ │ │ adcseq pc, r9, r0, lsl #26 │ │ │ │ │ @@ -1925832,15 +1925604,15 @@ │ │ │ │ │ adcseq r0, sl, r0, lsl #1 │ │ │ │ │ rsceq sp, r8, r0, asr r0 │ │ │ │ │ adcseq r0, sl, r8, ror r1 │ │ │ │ │ sbceq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r5, r3, r8, ror r8 │ │ │ │ │ umlalseq r0, sl, r0, sl │ │ │ │ │ sbceq sp, r1, r0, ror #14 │ │ │ │ │ - sbceq sp, r2, r0, lsl #11 │ │ │ │ │ + sbceq sp, r2, r0, lsr r5 │ │ │ │ │ adcseq r0, sl, r0, ror #28 │ │ │ │ │ ldrhteq r0, [sl], r0 │ │ │ │ │ adcseq r9, r3, r8, lsr r2 │ │ │ │ │ strhteq sp, [r8], #0 │ │ │ │ │ rsceq sp, r8, r0, ror #1 │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ sbceq r9, r3, r0, ror #4 │ │ │ │ │ @@ -1925853,63 +1925625,63 @@ │ │ │ │ │ sbceq r9, r3, r8, lsr #11 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ adcseq r2, sl, r0, lsl r7 │ │ │ │ │ ldrsbteq r7, [r3], r8 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ sbceq r8, r3, r8, ror #28 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ - strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq sl, r3, r0, lsr #17 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ adcseq r2, sl, r8, asr #24 │ │ │ │ │ adcseq r2, sl, r0, lsl #25 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ umlalseq r2, sl, r8, lr │ │ │ │ │ - adcseq sl, sp, r8, lsl #15 │ │ │ │ │ + adcseq sl, sp, r0, ror #14 │ │ │ │ │ adcseq r2, sl, r8, asr #30 │ │ │ │ │ adcseq r3, sl, r8 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ strhteq sp, [r8], #24 │ │ │ │ │ strheq r5, [r0], #32 │ │ │ │ │ rscseq r8, r9, r8, lsl r9 │ │ │ │ │ rscseq r8, r9, r0, asr #18 │ │ │ │ │ sbceq r8, r3, r8, lsl #15 │ │ │ │ │ rscseq r8, r9, r8, ror #18 │ │ │ │ │ ldrshteq r3, [sl], r8 │ │ │ │ │ ldrhteq pc, [r3], r0 @ │ │ │ │ │ umlalseq r1, r4, r8, r6 │ │ │ │ │ sbceq r5, r0, r8, lsr r2 │ │ │ │ │ - sbceq sl, r0, r0, ror #24 │ │ │ │ │ + sbceq sl, r0, r8, lsr ip │ │ │ │ │ sbcseq r3, r5, r8, ror #22 │ │ │ │ │ strheq r8, [r0], #232 @ 0xe8 │ │ │ │ │ strdeq ip, [r1], #8 │ │ │ │ │ adcseq r4, sl, r8, asr r2 │ │ │ │ │ ldrsbteq lr, [pc], r0 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r4, r2, r0, lsr sl │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ sbceq r4, r2, r8, ror #18 │ │ │ │ │ sbceq lr, r0, r0, ror #9 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ - sbceq lr, r0, r0, lsr #17 │ │ │ │ │ + sbceq lr, r0, r8, ror r8 │ │ │ │ │ sbceq r9, r3, r0, asr r3 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq r0, r0, r8, lsl #15 │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ sbceq fp, r2, r8, ror #8 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ ldrshteq sl, [ip], r8 │ │ │ │ │ - sbceq lr, r0, r8 │ │ │ │ │ + ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ rscseq r8, r9, r0, lsl #21 │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ sbceq r0, r2, r0, ror #29 │ │ │ │ │ strheq fp, [r2], #192 @ 0xc0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ ldrsbteq r5, [sl], r8 │ │ │ │ │ @@ -1948757,15 +1948529,15 @@ │ │ │ │ │ svclt 0x0000bda3 │ │ │ │ │ smlaleq sl, sp, r0, r6 │ │ │ │ │ rsceq r7, ip, r5, lsr #8 │ │ │ │ │ rsceq r7, ip, sp, ror r4 │ │ │ │ │ sbceq fp, r2, r8, lsr r7 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ umlalseq sl, pc, r8, r1 @ │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rsceq sp, r8, r8, asr #31 │ │ │ │ │ rsceq sp, r8, r0, ror #31 │ │ │ │ │ sbceq r7, r3, r0, lsl ip │ │ │ │ │ sbceq sl, r0, r0, lsr #7 │ │ │ │ │ strdeq r7, [r3], #168 @ 0xa8 │ │ │ │ │ @@ -1948784,36 +1948556,36 @@ │ │ │ │ │ ldrhteq sp, [r8], r8 │ │ │ │ │ adcseq sp, r8, r8, lsr #26 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbceq r7, r3, r8, lsl #15 │ │ │ │ │ sbceq fp, r2, r8, lsl #15 │ │ │ │ │ sbceq ip, r2, r8, lsl #10 │ │ │ │ │ - ldrsbteq lr, [r3], r0 │ │ │ │ │ + adcseq lr, r3, r8, lsr #21 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ rsceq lr, r8, r0, ror r1 │ │ │ │ │ rscseq r7, r9, r0, lsl r7 │ │ │ │ │ ldrhteq r7, [r9], #112 @ 0x70 │ │ │ │ │ rscseq r7, r9, r0, asr r8 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ rsceq lr, r8, r0, lsl #4 │ │ │ │ │ sbceq r5, r2, r0, lsr #2 │ │ │ │ │ - strheq r7, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq r7, r2, r0, r4 │ │ │ │ │ rscseq r7, r9, r0, asr #3 │ │ │ │ │ sbceq r2, r0, r0, lsr r0 │ │ │ │ │ sbceq sp, r1, r8, asr sl │ │ │ │ │ strheq pc, [r0], #152 @ 0x98 @ │ │ │ │ │ sbceq r2, r0, r0, asr #23 │ │ │ │ │ sbceq pc, r1, r0, asr #13 │ │ │ │ │ addeq r7, r0, r0, lsl #31 │ │ │ │ │ addeq r7, r0, r8, lsr #31 │ │ │ │ │ sbceq r7, r3, r8, lsl #20 │ │ │ │ │ - sbceq lr, r2, r0, lsl #16 │ │ │ │ │ + ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ sbceq r7, r3, r0, ror #19 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ rsceq lr, r8, r8, ror r2 │ │ │ │ │ adcseq pc, r8, r8, ror sp @ │ │ │ │ │ @@ -1948835,15 +1948607,15 @@ │ │ │ │ │ addeq ip, r1, r0, ror #9 │ │ │ │ │ ldrdeq lr, [r8], #40 @ 0x28 @ │ │ │ │ │ strdeq lr, [r8], #32 @ │ │ │ │ │ sbceq ip, r1, r8, asr #17 │ │ │ │ │ strdeq ip, [r1], #128 @ 0x80 │ │ │ │ │ rsceq lr, r8, r8, lsr r3 │ │ │ │ │ rsceq lr, r8, r0, asr r3 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ adcseq r9, sl, r0, asr #3 │ │ │ │ │ smulleq r7, r3, r0, r9 │ │ │ │ │ ldrdeq r4, [r2], #40 @ 0x28 │ │ │ │ │ sbceq r9, r3, r0, lsl #1 │ │ │ │ │ @ instruction: 0x008074b8 │ │ │ │ │ adcseq r2, r9, r8, lsr #12 │ │ │ │ │ strheq r7, [r3], #152 @ 0x98 │ │ │ │ │ @@ -1948867,22 +1948639,22 @@ │ │ │ │ │ rsceq lr, r8, r8, asr #10 │ │ │ │ │ ldrsbteq r3, [r9], r8 │ │ │ │ │ rsceq lr, r8, r0, ror #10 │ │ │ │ │ rsceq lr, r8, r8, ror r5 │ │ │ │ │ smlaleq lr, r8, r0, r5 │ │ │ │ │ rsceq lr, r8, r8, lsr #11 │ │ │ │ │ ldrdeq lr, [r8], #88 @ 0x58 @ │ │ │ │ │ - sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r1, r0, lsr #7 │ │ │ │ │ strdeq lr, [r8], #80 @ 0x50 @ │ │ │ │ │ rsceq lr, r8, r0, lsr #12 │ │ │ │ │ strhteq lr, [r8], #96 @ 0x60 │ │ │ │ │ andle r0, r0, r1, lsl #8 │ │ │ │ │ rsceq lr, r8, r0, ror #13 │ │ │ │ │ rsceq lr, r8, r0, lsl r7 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ ldrdeq r7, [r3], #160 @ 0xa0 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ ldrhteq sl, [r9], r0 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ sbceq r9, r3, r0, lsr #27 │ │ │ │ │ adcseq sl, r9, r8, asr #12 │ │ │ │ │ @@ -1948896,15 +1948668,15 @@ │ │ │ │ │ sbceq r4, r2, r0, lsr pc │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ rscseq r7, r9, r8, lsr #31 │ │ │ │ │ sbceq r9, r2, r8, asr #2 │ │ │ │ │ smulleq r3, r2, r0, r4 │ │ │ │ │ sbceq r6, r0, r0, lsr #7 │ │ │ │ │ sbceq r2, r3, r0, ror #19 │ │ │ │ │ - adcseq r0, r4, r8, ror #13 │ │ │ │ │ + adcseq r0, r4, r0, ror #14 │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbceq sl, r2, r0, asr r3 │ │ │ │ │ sbceq r9, r0, r8, lsl lr │ │ │ │ │ ldrsbteq ip, [r9], r0 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ adcseq lr, r3, r0, ror #9 │ │ │ │ │ @@ -1948930,16 +1948702,16 @@ │ │ │ │ │ adcseq lr, r9, r8, ror r2 │ │ │ │ │ adcseq r9, fp, r8, lsl #30 │ │ │ │ │ ldrdeq r1, [r2], #240 @ 0xf0 │ │ │ │ │ strheq fp, [r2], #112 @ 0x70 │ │ │ │ │ adcseq lr, r9, r8, asr #13 │ │ │ │ │ sbceq r3, r0, r0, lsr #7 │ │ │ │ │ sbceq r4, r0, r8, lsr #6 │ │ │ │ │ - sbceq r1, r0, r8, lsr r7 │ │ │ │ │ - strheq lr, [r1], #112 @ 0x70 │ │ │ │ │ + sbceq r1, r0, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, lsl #16 │ │ │ │ │ ldrdeq lr, [r8], #184 @ 0xb8 @ │ │ │ │ │ adcseq ip, pc, r8, lsl #10 │ │ │ │ │ adcseq lr, r9, r0, ror #23 │ │ │ │ │ ldrdeq sl, [r2], #0 │ │ │ │ │ adcseq lr, r9, r8, lsl #25 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ strheq sl, [r0], #32 │ │ │ │ │ @@ -1949054,39 +1948826,39 @@ │ │ │ │ │ adcseq r9, r8, r0, asr #11 │ │ │ │ │ rsceq lr, r8, r8, asr #31 │ │ │ │ │ sbceq r3, r0, r8, ror r8 │ │ │ │ │ adcseq r9, r8, r8, lsl #31 │ │ │ │ │ rsceq pc, r8, r0, lsr #32 │ │ │ │ │ adcseq sl, r8, r0, lsr #9 │ │ │ │ │ sbceq r4, r2, r0, ror r6 │ │ │ │ │ - strdeq sp, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq sp, r2, r0, lsr #12 │ │ │ │ │ sbceq r6, r2, r8, lsl #25 │ │ │ │ │ adcseq r9, r3, r0, ror #4 │ │ │ │ │ adcseq r0, r4, r0, asr #23 │ │ │ │ │ sbceq r1, r2, r8 │ │ │ │ │ sbceq r5, r2, r8, asr r0 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ strdeq r3, [r3], #88 @ 0x58 │ │ │ │ │ adcseq lr, r3, r8, asr #27 │ │ │ │ │ adcseq ip, r8, r0, asr lr │ │ │ │ │ adcseq ip, r8, r0, ror #29 │ │ │ │ │ - sbceq ip, r2, r8, lsl #15 │ │ │ │ │ + sbceq ip, r2, r0, ror #14 │ │ │ │ │ adcseq r1, r4, r0, lsr pc │ │ │ │ │ sbceq pc, r1, r8, ror r8 @ │ │ │ │ │ sbceq r4, r3, r8, lsl #15 │ │ │ │ │ - adcseq r9, r3, r0, lsr #12 │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + adcseq r9, r3, r0, lsl #6 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ adcseq lr, r8, r0, lsr #16 │ │ │ │ │ ldrhteq lr, [r8], r0 │ │ │ │ │ ldrhteq lr, [pc], r0 │ │ │ │ │ adcseq lr, r8, r8, ror #23 │ │ │ │ │ adcseq lr, r8, r8, asr ip │ │ │ │ │ adcseq lr, r8, r8, lsl #30 │ │ │ │ │ rsceq pc, r8, r0, asr #2 │ │ │ │ │ - ldrhteq r0, [r4], r0 │ │ │ │ │ + adcseq r0, r4, r8, lsl #15 │ │ │ │ │ strdeq sl, [r2], #8 │ │ │ │ │ rsceq pc, r8, r0, ror r1 @ │ │ │ │ │ adcseq r2, r4, r0, lsr pc │ │ │ │ │ adcseq r9, r9, r0, lsl #11 │ │ │ │ │ adcseq r9, r3, r8, ror #3 │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ rsceq sp, r8, r8, lsl fp │ │ │ │ │ @@ -1959851,15 +1959623,15 @@ │ │ │ │ │ strdeq sl, [r3], #128 @ 0x80 │ │ │ │ │ ldrshteq pc, [r8], r8 @ │ │ │ │ │ adcseq pc, r8, r8, asr ip @ │ │ │ │ │ sbceq r9, r1, r0, ror fp │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ umlalseq pc, r8, r8, lr @ │ │ │ │ │ umlalseq r0, r9, r0, r0 │ │ │ │ │ - sbceq r7, r1, r0, asr #18 │ │ │ │ │ + sbceq r7, r1, r8, ror #18 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ ldrhteq r0, [r9], r8 │ │ │ │ │ ldrshteq r0, [r9], r0 │ │ │ │ │ ldrshteq r0, [r9], r0 │ │ │ │ │ adcseq r1, r9, r8, ror #4 │ │ │ │ │ ldrshteq r1, [r9], r0 │ │ │ │ │ adcseq r1, r9, r8, asr #13 │ │ │ │ │ @@ -1959930,15 +1959702,15 @@ │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ ldrshteq sp, [r9], r0 │ │ │ │ │ adcseq lr, r9, r0, lsr r0 │ │ │ │ │ ldrsbteq lr, [r9], r0 │ │ │ │ │ rsceq pc, r8, r8, lsl r2 @ │ │ │ │ │ sbceq pc, r2, r0, lsr r5 @ │ │ │ │ │ sbceq r1, r2, r8, asr #22 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ rsceq pc, r8, r0, lsr r2 @ │ │ │ │ │ sbceq lr, r2, r0, asr #28 │ │ │ │ │ adcseq ip, r3, r8, asr sl │ │ │ │ │ ldrhteq ip, [r3], r8 │ │ │ │ │ adcseq ip, r3, r0, ror r1 │ │ │ │ │ adcseq ip, r3, r8, lsr #21 │ │ │ │ │ umlalseq ip, r3, r8, r1 │ │ │ │ │ @@ -1959950,15 +1959722,15 @@ │ │ │ │ │ sbceq sp, r2, r8, lsr r2 │ │ │ │ │ sbceq sl, r0, r0, lsl #6 │ │ │ │ │ sbceq r1, r3, r8, lsl #5 │ │ │ │ │ rscseq r8, r9, r0, lsr pc │ │ │ │ │ smullseq fp, r3, r0, r9 │ │ │ │ │ adcseq ip, r3, r0, lsl #1 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ - adcseq r1, r4, r8, lsr #31 │ │ │ │ │ + adcseq r1, r4, r0, lsl #31 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ sbceq r7, r3, r8, lsl r4 │ │ │ │ │ adcseq lr, r9, r8, lsl #29 │ │ │ │ │ adcseq lr, r9, r8, asr #29 │ │ │ │ │ umlalseq lr, r9, r8, pc @ │ │ │ │ │ adcseq pc, r9, r8, lsl r0 @ │ │ │ │ │ adcseq pc, r9, r0, rrx │ │ │ │ │ @@ -1959993,15 +1959765,15 @@ │ │ │ │ │ adcseq pc, r9, r8, asr #22 │ │ │ │ │ sbceq r9, r1, r0, lsl ip │ │ │ │ │ sbceq sp, r0, r0, lsl #1 │ │ │ │ │ adcseq pc, r9, r8, lsl #24 │ │ │ │ │ adcseq pc, r9, r0, asr #24 │ │ │ │ │ ldrsbteq pc, [r9], r0 @ │ │ │ │ │ adcseq pc, r9, r8, ror #26 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ sbceq r6, r3, r8, lsr #11 │ │ │ │ │ addeq r5, r2, r0, asr #8 │ │ │ │ │ adcseq r0, sl, r0, ror r0 │ │ │ │ │ addeq ip, r0, r0, ror #24 │ │ │ │ │ umulleq pc, r0, r8, r6 @ │ │ │ │ │ @@ -1960028,56 +1959800,56 @@ │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ addeq pc, r0, r8, asr #22 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ rsceq pc, r8, r8, lsr #14 │ │ │ │ │ sbceq r6, r2, r8, lsl #5 │ │ │ │ │ - sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r1, r0, lsr #7 │ │ │ │ │ rsceq pc, r8, r8, lsl #15 │ │ │ │ │ sbceq r7, r0, r0, asr sp │ │ │ │ │ strdeq sl, [r0], #48 @ 0x30 │ │ │ │ │ rsceq r0, r9, r8, rrx │ │ │ │ │ smlaleq r0, r9, r8, r0 │ │ │ │ │ rsceq r0, r9, r8, asr #1 │ │ │ │ │ strheq r7, [r0], #152 @ 0x98 │ │ │ │ │ sbcseq r3, r5, r8, asr #25 │ │ │ │ │ ldrdeq sl, [r0], #0 │ │ │ │ │ adcseq r1, sl, r0, ror r7 │ │ │ │ │ adcseq lr, pc, r8, lsl r9 @ │ │ │ │ │ adcseq r2, sl, r8, lsl sl │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ strdeq lr, [r1], #48 @ 0x30 │ │ │ │ │ adcseq r2, sl, r0, ror #22 │ │ │ │ │ strhteq r0, [r9], #24 │ │ │ │ │ adcseq r2, sl, r0, asr #24 │ │ │ │ │ sbceq r2, r1, r8, lsl lr │ │ │ │ │ - sbceq sl, r2, r8, asr #27 │ │ │ │ │ + sbceq sl, r2, r0, asr sp │ │ │ │ │ umlalseq r2, sl, r0, sp │ │ │ │ │ sbcseq r3, r5, r8, asr #29 │ │ │ │ │ adcseq r3, sl, r8, asr r0 │ │ │ │ │ - sbceq r4, r1, r0, asr #23 │ │ │ │ │ + smulleq r4, r1, r8, fp │ │ │ │ │ adcseq r3, sl, r8, asr #20 │ │ │ │ │ sbceq r0, r1, r0, ror #19 │ │ │ │ │ sbcseq r3, r5, r8, ror #29 │ │ │ │ │ ldrdeq r9, [r0], #0 │ │ │ │ │ adcseq r4, sl, r0, asr #3 │ │ │ │ │ - adcseq sl, pc, r0, lsr #17 │ │ │ │ │ + adcseq sl, pc, r8, lsr #16 │ │ │ │ │ sbcseq r8, r6, r8, asr #32 │ │ │ │ │ sbceq r7, r0, r8, ror #8 │ │ │ │ │ ldrshteq r4, [sl], r8 │ │ │ │ │ strheq r1, [r0], #112 @ 0x70 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ ldrhteq r5, [sl], r8 │ │ │ │ │ rsceq r0, r9, r8, ror #6 │ │ │ │ │ sbceq r6, r2, r0, ror #29 │ │ │ │ │ adcseq r5, sl, r8, ror r2 │ │ │ │ │ adcseq sl, sp, r0, lsl #31 │ │ │ │ │ - adcseq r9, sl, r0, ror #9 │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ smulleq r7, r3, r0, lr │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ rsceq r0, r9, r0, ror #7 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ strdeq r0, [r9], #56 @ 0x38 @ │ │ │ │ │ ldrsbteq r8, [pc], r0 │ │ │ │ │ @@ -1960086,15 +1959858,15 @@ │ │ │ │ │ rsceq r0, r9, r8, lsr #8 │ │ │ │ │ adcseq r5, sl, r0, asr r8 │ │ │ │ │ rsceq r0, r9, r0, ror r4 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ addeq r2, r1, r8, asr #2 │ │ │ │ │ strhteq r0, [r9], #72 @ 0x48 │ │ │ │ │ sbcseq r8, r6, r8, rrx │ │ │ │ │ - strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ + sbceq r6, r0, r8, asr #27 │ │ │ │ │ adcseq r5, sl, r8, asr #24 │ │ │ │ │ adcseq r9, pc, r8, ror #28 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ ldrdeq r4, [r0], #120 @ 0x78 │ │ │ │ │ adcseq r1, r4, r0, lsr #2 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ @@ -1960103,18 +1959875,18 @@ │ │ │ │ │ ldrdeq r2, [r3], #0 │ │ │ │ │ sbceq r6, r2, r0, ror #14 │ │ │ │ │ ldrshteq r9, [r9], #128 @ 0x80 │ │ │ │ │ rscseq r9, r9, r8, lsl r9 │ │ │ │ │ sbceq r7, r3, r0, ror #9 │ │ │ │ │ sbceq r3, r0, r0, lsl #31 │ │ │ │ │ sbceq r4, r1, r8, asr #7 │ │ │ │ │ - smulleq r0, r2, r8, r1 │ │ │ │ │ + sbceq r0, r2, r0, ror r1 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ rscseq r9, r9, r0, asr #18 │ │ │ │ │ sbceq r7, r3, r0, lsr #27 │ │ │ │ │ strdeq r7, [r3], #208 @ 0xd0 │ │ │ │ │ ldrdeq sp, [r2], #0 │ │ │ │ │ sbceq r6, r3, r0, ror fp │ │ │ │ │ ldrsbteq r7, [sl], r0 │ │ │ │ │ adcseq r7, sl, r8, lsl #10 │ │ │ │ │ @@ -1960125,15 +1959897,15 @@ │ │ │ │ │ umlalseq sl, sp, r0, lr │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ rscseq r9, r9, r8, ror #18 │ │ │ │ │ sbceq r7, r3, r0, asr sp │ │ │ │ │ adcseq r7, sl, r8, lsr #14 │ │ │ │ │ adcseq r7, sl, r0, ror #14 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ ldrdeq r9, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ rsceq r0, r9, r8, asr r7 │ │ │ │ │ adcseq r7, sl, r8, ror r8 │ │ │ │ │ smulleq lr, r2, r0, r4 │ │ │ │ │ sbceq r9, r3, r0, asr #23 │ │ │ │ │ sbceq r9, r3, r0, lsl ip │ │ │ │ │ @@ -1968162,113 +1967934,113 @@ │ │ │ │ │ adcseq r4, fp, r8, lsl r6 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbcseq r8, r6, r8, asr #10 │ │ │ │ │ sbceq r9, r0, r8, lsl lr │ │ │ │ │ umlalseq r4, fp, r0, r8 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ - sbceq sl, r0, r8, lsr ip │ │ │ │ │ + sbceq sl, r0, r0, ror #24 │ │ │ │ │ adcseq r2, r4, r0, lsl #26 │ │ │ │ │ sbceq r9, r3, r0, asr #8 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ ldrsbteq r2, [r4], r8 │ │ │ │ │ sbcseq r8, r6, r8, asr #12 │ │ │ │ │ adcseq sl, r8, r0, asr r3 │ │ │ │ │ sbceq r4, r3, r0, lsr r5 │ │ │ │ │ sbceq r1, r2, r8, asr #17 │ │ │ │ │ sbcseq r8, r6, r8, ror #12 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ adcseq ip, r8, r8, asr #14 │ │ │ │ │ sbceq fp, r2, r0, lsl #1 │ │ │ │ │ ldrhteq lr, [r8], r0 │ │ │ │ │ adcseq lr, r8, r8, lsr ip │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ adcseq pc, r8, r8, lsl #3 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ adcseq pc, r8, r8, asr #4 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ umlalseq pc, r8, r0, r4 @ │ │ │ │ │ sbceq r4, r0, r0, lsl #31 │ │ │ │ │ sbcseq r8, r6, r8, lsl #13 │ │ │ │ │ adcseq r0, r9, r8, ror #15 │ │ │ │ │ - sbceq sl, r2, r8, lsl #30 │ │ │ │ │ + sbceq sl, r2, r0, lsr pc │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ adcseq r3, r9, r0, ror #15 │ │ │ │ │ adcseq r3, r9, r8, ror pc │ │ │ │ │ adcseq r4, r9, r8, asr #3 │ │ │ │ │ adcseq r4, r9, r0, ror #4 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ adcseq pc, pc, r0, lsr #12 │ │ │ │ │ ldrsbteq r5, [r9], r8 │ │ │ │ │ adcseq r6, r9, r0, ror #25 │ │ │ │ │ adcseq sl, pc, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ - sbceq r2, r0, r8, lsr #11 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ + strdeq r2, [r0], #88 @ 0x58 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ sbceq r9, r3, r0, ror #4 │ │ │ │ │ sbceq r9, r3, r8, lsr r2 │ │ │ │ │ adcseq r9, sl, r8, asr #2 │ │ │ │ │ sbceq r0, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ umlalseq lr, r3, r8, fp │ │ │ │ │ - sbceq sp, r2, r0, lsr #27 │ │ │ │ │ + sbceq sp, r2, r8, asr #27 │ │ │ │ │ sbceq r3, r1, r0, lsl #31 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ strdeq r3, [r2], #48 @ 0x30 │ │ │ │ │ strheq r2, [r3], #72 @ 0x48 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ - adcseq r9, sl, r8, lsr #11 │ │ │ │ │ + adcseq r9, sl, r0, lsl #11 │ │ │ │ │ ldrsbteq r0, [r4], r0 │ │ │ │ │ adcseq sp, r9, r8, rrx │ │ │ │ │ adcseq sp, r9, r8, lsl r1 │ │ │ │ │ ldrhteq sl, [pc], r0 │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ ldrshteq sp, [r9], r8 │ │ │ │ │ adcseq sp, r9, r8, ror #11 │ │ │ │ │ adcseq sp, r9, r8, ror r6 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ sbceq sl, r3, r0, asr #13 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ ldrdeq r6, [r0], #160 @ 0xa0 │ │ │ │ │ sbceq sl, r3, r8, asr #12 │ │ │ │ │ ldrhteq sp, [r9], r8 │ │ │ │ │ adcseq sl, sp, r8, lsr r2 │ │ │ │ │ adcseq r9, r3, r8, asr #12 │ │ │ │ │ adcseq sp, r9, r8, lsl #27 │ │ │ │ │ adcseq sp, r9, r0, lsl #28 │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ smulleq r2, r3, r0, lr │ │ │ │ │ adcseq lr, r9, r8, lsl r1 │ │ │ │ │ sbceq r1, r3, r8, lsl #20 │ │ │ │ │ adcseq lr, r9, r0, ror r2 │ │ │ │ │ sbceq r3, r3, r0, asr #8 │ │ │ │ │ sbceq r9, r3, r8, asr #7 │ │ │ │ │ strdeq r9, [r3], #48 @ 0x30 │ │ │ │ │ sbceq r6, r0, r0, lsl #6 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ ldrdeq r1, [r2], #40 @ 0x28 │ │ │ │ │ - sbceq sp, r2, r0, ror #14 │ │ │ │ │ + sbceq sp, r2, r8, lsr r7 │ │ │ │ │ sbceq r9, r2, r8, ror #3 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r9, r2, r0, ror #9 │ │ │ │ │ - sbceq ip, r2, r0, asr #18 │ │ │ │ │ + sbceq ip, r2, r8, ror #18 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbceq pc, r1, r0, lsr sl @ │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ adcseq lr, r9, r8, ror ip │ │ │ │ │ ldrdeq r7, [r3], #160 @ 0xa0 │ │ │ │ │ adcseq lr, r9, r0, lsl #27 │ │ │ │ │ sbceq r1, r0, r8, lsl #15 │ │ │ │ │ @@ -1968287,37 +1968059,37 @@ │ │ │ │ │ adcseq pc, r9, r0, ror #7 │ │ │ │ │ adcseq pc, r9, r8, lsr #8 │ │ │ │ │ adcseq pc, r9, r0, ror r4 @ │ │ │ │ │ adcseq pc, r9, r0, ror #9 │ │ │ │ │ ldrsheq sl, [r4], #48 @ 0x30 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ smulleq r3, r2, r0, r4 │ │ │ │ │ - adcseq r0, r4, r8, ror #13 │ │ │ │ │ + adcseq r0, r4, r0, ror #14 │ │ │ │ │ sbcseq r9, r4, r8, ror #28 │ │ │ │ │ ldrhteq pc, [r9], r0 @ │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ sbcseq r8, r4, r0, lsr #12 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - smulleq r8, r2, r0, r9 │ │ │ │ │ + strheq r8, [r2], #152 @ 0x98 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ adcseq pc, r9, r8, asr r9 @ │ │ │ │ │ sbceq r0, r3, r0, lsl #6 │ │ │ │ │ rscseq r9, r9, r0, lsl #26 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ ldrhteq pc, [r9], r8 @ │ │ │ │ │ adcseq pc, r9, r0, asr fp @ │ │ │ │ │ sbceq r9, r3, r0, lsl #11 │ │ │ │ │ smulleq r1, r2, r0, lr │ │ │ │ │ sbceq r6, r2, r0, asr sp │ │ │ │ │ sbcseq sl, r4, r8, lsl r4 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ adcseq pc, r9, r8, lsl #28 │ │ │ │ │ adcseq pc, r9, r0, lsr #29 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ adcseq r0, sl, r8, lsl r0 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ adcseq ip, r3, r8, asr sl │ │ │ │ │ @@ -1968330,15 +1968102,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsl lr @ │ │ │ │ │ rscseq r9, r9, r0, asr sp │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ adcseq r1, sl, r0, ror r1 │ │ │ │ │ sbceq fp, r2, r0, lsr r5 │ │ │ │ │ - sbceq r0, r3, r8, ror #18 │ │ │ │ │ + smulleq r0, r3, r0, r9 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ ldrshteq r1, [sl], r0 │ │ │ │ │ adcseq r1, sl, r0, asr #17 │ │ │ │ │ sbceq r2, r3, r8 │ │ │ │ │ adcseq r1, sl, r0, lsr #24 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ @@ -1988349,15 +1988121,15 @@ │ │ │ │ │ adcseq pc, sl, r8, asr #19 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ sbceq pc, r1, r0, asr #13 │ │ │ │ │ rsceq r7, r8, r8, ror #28 │ │ │ │ │ sbceq r7, r3, r0, lsl ip │ │ │ │ │ sbceq r2, r0, r0, lsr r0 │ │ │ │ │ sbceq r3, r2, r0, asr #28 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq r8, r2, r0, asr sp │ │ │ │ │ rsceq r4, r9, r8, lsr #14 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ ldrsbteq sl, [r9], #40 @ 0x28 │ │ │ │ │ addeq r2, r0, r0, lsl ip │ │ │ │ │ strdeq sp, [r2], r0 │ │ │ │ │ adcseq pc, sl, r0, ror #25 │ │ │ │ │ @@ -1988480,25 +1988252,25 @@ │ │ │ │ │ ldrshteq r2, [sl], #8 │ │ │ │ │ adcseq r0, fp, r0, lsl #10 │ │ │ │ │ rsceq r1, r9, r8, asr #7 │ │ │ │ │ ldrsbteq sl, [ip], r0 │ │ │ │ │ sbceq ip, r0, r0, lsr sl │ │ │ │ │ smlalseq r2, sl, r8, r1 │ │ │ │ │ adcseq lr, pc, r0, ror #9 │ │ │ │ │ - strheq lr, [r1], #112 @ 0x70 │ │ │ │ │ + sbceq lr, r1, r0, lsl #16 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r2, r0, r0, asr #23 │ │ │ │ │ ldrsbteq r9, [sl], r8 │ │ │ │ │ sbceq lr, r1, r8, ror #8 │ │ │ │ │ adcseq ip, r3, r0, lsl #11 │ │ │ │ │ rscseq r2, sl, r8, lsr #21 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r4, ip, r8, ror #9 │ │ │ │ │ adcseq r4, ip, r0, ror #10 │ │ │ │ │ - sbceq r1, r0, r8, lsr r7 │ │ │ │ │ + sbceq r1, r0, r0, lsl r7 │ │ │ │ │ addeq sl, r1, r8, asr r5 │ │ │ │ │ addeq r7, r1, r0, lsr #7 │ │ │ │ │ adcseq ip, r3, r0, lsr r0 │ │ │ │ │ addeq r9, r1, r0, asr #13 │ │ │ │ │ addeq r9, r1, r0, asr #3 │ │ │ │ │ addeq ip, r1, r8, asr sl │ │ │ │ │ addeq r9, r1, r0, ror #14 │ │ │ │ │ @@ -1988516,15 +1988288,15 @@ │ │ │ │ │ sbceq r2, r0, r0, asr #28 │ │ │ │ │ adcseq lr, r3, r8, asr #27 │ │ │ │ │ sbceq r3, r2, r8, lsr r2 │ │ │ │ │ sbceq r4, r0, r8, lsr #6 │ │ │ │ │ sbceq r3, r0, r8, ror r8 │ │ │ │ │ rscseq r4, sl, r8, lsr r7 │ │ │ │ │ ldrsbteq r4, [sl], #120 @ 0x78 │ │ │ │ │ - strdeq sp, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq sp, r2, r0, lsr #12 │ │ │ │ │ adcseq r2, ip, r0, lsl #29 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ sbceq pc, r1, r8, ror r8 @ │ │ │ │ │ sbceq r1, r2, r8 │ │ │ │ │ strdeq r3, [r0], #128 @ 0x80 │ │ │ │ │ adcseq r9, ip, r8, lsl #17 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ @@ -1988609,15 +1988381,15 @@ │ │ │ │ │ ldrdeq r2, [r9], #88 @ 0x58 @ │ │ │ │ │ adcseq ip, r3, r8, ror #18 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ rsceq r2, r9, r8, lsl #12 │ │ │ │ │ adcseq ip, r3, r0, ror #9 │ │ │ │ │ rsceq r3, r9, r0, asr #5 │ │ │ │ │ adcseq sl, fp, r8, lsr r9 │ │ │ │ │ - sbceq r0, r2, r0, lsl #21 │ │ │ │ │ + sbceq r0, r2, r8, asr sl │ │ │ │ │ sbceq fp, r2, r0, asr #23 │ │ │ │ │ addeq pc, r0, r8, lsl #25 │ │ │ │ │ smlaleq r3, r9, r8, r9 │ │ │ │ │ addeq ip, r1, r8, ror sp │ │ │ │ │ addeq r2, r0, r8, lsl r4 │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ addeq lr, r3, r8, ror #8 │ │ │ │ │ @@ -2001507,15 +2001279,15 @@ │ │ │ │ │ sbceq r9, r3, r0, lsr #17 │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ sbceq r7, r3, r0, ror #14 │ │ │ │ │ adcseq sp, sl, r8, lsr r1 │ │ │ │ │ smulleq r1, r3, r8, r6 │ │ │ │ │ umulleq ip, r0, r8, r1 │ │ │ │ │ sbceq r4, r3, r0, ror #29 │ │ │ │ │ - sbceq sp, r1, r8, ror #23 │ │ │ │ │ + sbceq sp, r1, r0, asr #23 │ │ │ │ │ strdeq r9, [r3], #168 @ 0xa8 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ strdeq r4, [r9], #104 @ 0x68 @ │ │ │ │ │ rscseq sl, r9, r0, lsl #26 │ │ │ │ │ sbceq r7, r3, r0, lsl #26 │ │ │ │ │ ldrdeq r7, [r3], #200 @ 0xc8 │ │ │ │ │ rsceq r4, r9, r0, lsl r7 │ │ │ │ │ @@ -2001571,15 +2001343,15 @@ │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ rsceq sl, r8, r8, lsr #18 │ │ │ │ │ strdeq sl, [r0], #8 │ │ │ │ │ rsceq r4, r9, r8, asr #19 │ │ │ │ │ adcseq r3, fp, r8, ror #11 │ │ │ │ │ adcseq r3, fp, r0, lsl r7 │ │ │ │ │ - sbceq lr, r1, r0, asr #18 │ │ │ │ │ + sbceq lr, r1, r8, lsr r7 │ │ │ │ │ sbceq r5, r0, r8, lsl r4 │ │ │ │ │ rsceq sl, r8, r8, lsl #28 │ │ │ │ │ smulleq r4, r0, r8, r6 │ │ │ │ │ sbceq lr, r2, r8, ror #18 │ │ │ │ │ adcseq r5, fp, r8, lsl #20 │ │ │ │ │ strdeq r1, [r1], r8 │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ @@ -2001597,15 +2001369,15 @@ │ │ │ │ │ rsceq r4, r9, r0, lsr #24 │ │ │ │ │ addeq ip, r1, r0, lsl #6 │ │ │ │ │ adcseq lr, r3, r0, asr #8 │ │ │ │ │ rsceq r4, r9, r8, lsr ip │ │ │ │ │ rsceq r4, r9, r8, ror #24 │ │ │ │ │ adcseq r9, r3, r8, lsr #6 │ │ │ │ │ rsceq r4, r9, r0, lsl sp │ │ │ │ │ - sbceq r6, r0, r8, lsl #30 │ │ │ │ │ + sbceq r6, r0, r0, ror #29 │ │ │ │ │ sbceq r4, r0, r0, lsl #16 │ │ │ │ │ rscseq fp, r9, r8, lsl #1 │ │ │ │ │ ldrsbteq r8, [fp], r8 │ │ │ │ │ sbceq r0, r2, r0, ror #4 │ │ │ │ │ sbceq sl, r3, r0, ror #4 │ │ │ │ │ rsceq r4, r9, r0, lsr #27 │ │ │ │ │ strhteq r4, [r9], #216 @ 0xd8 │ │ │ │ │ @@ -2001613,15 +2001385,15 @@ │ │ │ │ │ rsceq r4, r9, r8, ror #27 │ │ │ │ │ rsceq r4, r9, r0, lsl #28 │ │ │ │ │ strheq sl, [r3], #32 │ │ │ │ │ rsceq r4, r9, r8, lsl lr │ │ │ │ │ rsceq r4, r9, r0, lsr lr │ │ │ │ │ rsceq r4, r9, r8, asr #28 │ │ │ │ │ rsceq r4, r9, r0, ror #28 │ │ │ │ │ - sbceq sl, r0, r8, lsl #25 │ │ │ │ │ + strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ rsceq r4, r9, r8, ror lr │ │ │ │ │ smlaleq r4, r9, r0, lr │ │ │ │ │ rsceq r4, r9, r8, lsr #29 │ │ │ │ │ rscseq fp, r9, r8, lsl #5 │ │ │ │ │ smulleq r7, r0, r8, r1 │ │ │ │ │ ldrsbteq fp, [fp], r8 │ │ │ │ │ sbceq fp, r0, r8, lsr #6 │ │ │ │ │ @@ -2001647,15 +2001419,15 @@ │ │ │ │ │ addeq r2, r0, r8, asr pc │ │ │ │ │ sbceq sl, r3, r8, asr #7 │ │ │ │ │ sbceq sl, r3, r0, asr #8 │ │ │ │ │ sbceq sl, r3, r8, ror #8 │ │ │ │ │ sbceq sl, r3, r8, lsl #5 │ │ │ │ │ rscseq fp, r9, r8, ror #10 │ │ │ │ │ adcseq pc, fp, r0, lsl #8 │ │ │ │ │ - sbceq fp, r0, r0, asr #13 │ │ │ │ │ + smulleq fp, r0, r8, r6 │ │ │ │ │ sbcseq r2, r4, r0, asr #8 │ │ │ │ │ sbcseq r2, r4, r8, ror #8 │ │ │ │ │ sbcseq r2, r4, r0, ror #9 │ │ │ │ │ adcseq r9, r3, r8, lsr #11 │ │ │ │ │ sbceq r5, r3, r0, ror r6 │ │ │ │ │ rscseq r9, sl, r0, ror fp │ │ │ │ │ rsceq r5, r9, r0, lsr #32 │ │ │ │ │ @@ -2001713,28 +2001485,28 @@ │ │ │ │ │ addeq r7, r0, r8, lsl #15 │ │ │ │ │ addeq r7, r0, r0, asr #13 │ │ │ │ │ ldrhteq r9, [sl], #232 @ 0xe8 │ │ │ │ │ ldrdeq sl, [r1], r8 │ │ │ │ │ rsceq r3, r9, r0, ror #16 │ │ │ │ │ sbcseq r8, r6, r8, ror #29 │ │ │ │ │ adcseq r2, sl, r0, lsr sp │ │ │ │ │ - ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ rsceq r3, r9, r0, asr ip │ │ │ │ │ addeq r7, r0, r8, asr r0 │ │ │ │ │ rsceq r3, r9, r8, ror #24 │ │ │ │ │ smlaleq r3, r9, r8, ip │ │ │ │ │ sbcseq r8, r6, r8, asr #31 │ │ │ │ │ - sbceq r9, r0, r8, lsr r2 │ │ │ │ │ + sbceq r9, r0, r0, lsl r2 │ │ │ │ │ adcseq r6, sl, r0, lsl #25 │ │ │ │ │ sbceq ip, r0, r0, lsr #7 │ │ │ │ │ addeq sl, r1, r8, ror r3 │ │ │ │ │ rscseq fp, r9, r8, asr #12 │ │ │ │ │ - strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r0, r0, asr r3 │ │ │ │ │ adcseq r8, sl, r8, lsl #12 │ │ │ │ │ - sbceq r2, r3, r0, lsr r5 │ │ │ │ │ + sbceq r2, r3, r8, lsl #10 │ │ │ │ │ rscseq fp, r9, r8, ror #16 │ │ │ │ │ ldrsbteq ip, [sl], #0 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ addeq sl, r1, r8, ror #28 │ │ │ │ │ sbceq r9, r3, r8, lsr ip │ │ │ │ │ sbceq r9, r3, r8, lsr #6 │ │ │ │ │ adcseq fp, sl, r0, asr #21 │ │ │ │ │ @@ -2001769,15 +2001541,15 @@ │ │ │ │ │ adcseq r2, fp, r0, lsl r0 │ │ │ │ │ sbceq lr, r2, r0, ror #24 │ │ │ │ │ rscseq ip, sl, r8, lsr #6 │ │ │ │ │ rsceq r5, r9, r8, asr #7 │ │ │ │ │ rsceq r5, r9, r0, ror #7 │ │ │ │ │ rscseq ip, sl, r0, asr r3 │ │ │ │ │ sbceq r4, r0, r8, asr #2 │ │ │ │ │ - sbceq r5, r0, r0, lsl #31 │ │ │ │ │ + sbceq r5, r0, r0, ror #29 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrdeq r5, [r9], #64 @ 0x40 @ │ │ │ │ │ sbceq r4, r0, r0, lsr #2 │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ adcseq r3, fp, r8, lsr sp │ │ │ │ │ umlalseq r3, fp, r0, sp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @@ -2012621,15 +2012393,15 @@ │ │ │ │ │ rsceq r5, r9, r8, lsr r6 │ │ │ │ │ sbceq pc, r2, r0, ror r6 @ │ │ │ │ │ rscseq ip, r9, r8, lsl #19 │ │ │ │ │ adcseq lr, sl, r8, asr #31 │ │ │ │ │ adcseq lr, pc, r8, lsl #15 │ │ │ │ │ addeq r3, r0, r8, lsr #16 │ │ │ │ │ ldrhteq r0, [fp], r0 │ │ │ │ │ - sbceq r6, r0, r8, asr r5 │ │ │ │ │ + sbceq r6, r0, r0, lsl #11 │ │ │ │ │ rscseq ip, sl, r0, lsl r7 │ │ │ │ │ smullseq r2, r4, r0, lr │ │ │ │ │ rscseq ip, sl, r8, lsr r7 │ │ │ │ │ sbceq r7, r2, r8, lsl #25 │ │ │ │ │ rsceq r5, r9, r8, asr #13 │ │ │ │ │ rsceq r5, r9, r0, ror #13 │ │ │ │ │ sbceq r7, r0, r0, lsr #12 │ │ │ │ │ @@ -2012700,43 +2012472,43 @@ │ │ │ │ │ rsceq r5, r9, r8, asr sp │ │ │ │ │ ldrsbteq ip, [sl], #200 @ 0xc8 │ │ │ │ │ rsceq r5, r9, r8, lsl #24 │ │ │ │ │ rscseq sp, r9, r8, ror #5 │ │ │ │ │ sbceq r4, r0, r0, lsr r5 │ │ │ │ │ adcseq r3, ip, r8, ror #9 │ │ │ │ │ adcseq sl, sp, r8, lsr #1 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ addeq r3, r0, r0, ror #14 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ sbceq r0, r0, r8, asr #22 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adcseq r4, ip, r0, ror #11 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ rscseq sp, r9, r8, ror #11 │ │ │ │ │ sbceq r8, r0, r8, lsr r7 │ │ │ │ │ adcseq r4, ip, r0, asr #24 │ │ │ │ │ sbceq r2, r0, r0, ror #14 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ addeq r3, r0, r8, lsl r9 │ │ │ │ │ sbceq r5, r0, r8, ror r3 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r2, r4, r0, lsl ip │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ sbceq r2, r0, r0, asr r8 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ adcseq r4, pc, r0, lsl r2 @ │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ sbceq r9, r0, r8, ror #28 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq r0, r0, r8, lsl #20 │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ rscseq ip, sl, r8, ror #28 │ │ │ │ │ smlalseq ip, sl, r0, lr │ │ │ │ │ ldrhteq ip, [sl], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x008074b8 │ │ │ │ │ @@ -2012756,15 +2012528,15 @@ │ │ │ │ │ rsceq r5, r9, r8, ror #30 │ │ │ │ │ rsceq r5, r9, r0, lsl #31 │ │ │ │ │ ldrdeq r7, [r0], r8 │ │ │ │ │ umulleq ip, r0, r8, r1 │ │ │ │ │ rscseq r9, sl, r8, lsr #11 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ addeq r1, r1, r0, asr #18 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ adcseq r7, ip, r8, asr #12 │ │ │ │ │ strheq r5, [r0], #152 @ 0x98 │ │ │ │ │ rscseq ip, sl, r0, lsr pc │ │ │ │ │ strdeq r9, [r3], #168 @ 0xa8 │ │ │ │ │ smlaleq r5, r9, r8, pc @ │ │ │ │ │ sbceq r3, r0, r8, lsr #1 │ │ │ │ │ strhteq r5, [r9], #240 @ 0xf0 │ │ │ │ │ @@ -2013328,15 +2013100,15 @@ │ │ │ │ │ adceq r0, r4, r0, ror #27 │ │ │ │ │ @ instruction: 0x01101ef8 │ │ │ │ │ adcseq sp, sl, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r0, asr #4 │ │ │ │ │ - adceq r7, sp, r8, asr #19 │ │ │ │ │ + adceq r7, sp, r8, ror #19 │ │ │ │ │ adcseq sp, lr, r0, ror #17 │ │ │ │ │ adceq r5, sp, r0, ror #23 │ │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r1, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #20 │ │ │ │ │ @@ -2013355,15 +2013127,15 @@ │ │ │ │ │ tsteq r0, r0, ror #22 │ │ │ │ │ tsteq r0, r0, ror fp │ │ │ │ │ @ instruction: 0x0114d9b8 │ │ │ │ │ adcseq r0, r2, r0, lsl #13 │ │ │ │ │ @ instruction: 0x01108bb0 │ │ │ │ │ adcseq pc, lr, r0, lsr #14 │ │ │ │ │ adcseq lr, r8, r8, lsl ip │ │ │ │ │ - adceq r6, sp, r8, ror #20 │ │ │ │ │ + adceq r6, sp, r8, lsl #21 │ │ │ │ │ adcseq r4, r5, r0, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, lr, r0, asr r4 @ │ │ │ │ │ adceq r1, lr, r8, lsl #21 │ │ │ │ │ @@ -2013398,15 +2013170,15 @@ │ │ │ │ │ ldrshteq lr, [sp], r8 │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ cmpeq r6, r0, asr #16 │ │ │ │ │ cmpeq r6, r8, ror #20 │ │ │ │ │ cmpeq r6, r0, lsr #24 │ │ │ │ │ ldrsbteq r0, [ip], r8 │ │ │ │ │ tsteq lr, r0, lsr #14 │ │ │ │ │ - strdeq r8, [sp], r0 @ │ │ │ │ │ + ldrdeq r8, [sp], r8 @ │ │ │ │ │ tsteq r0, r0, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01108b90 │ │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ │ adcseq r1, r5, r0, lsl #14 │ │ │ │ │ adcseq ip, r7, r8, asr r0 │ │ │ │ │ adcseq r3, sp, r8, ror #30 │ │ │ │ │ @@ -2013442,40 +2013214,40 @@ │ │ │ │ │ strhteq sl, [pc], r0 │ │ │ │ │ adcseq pc, r4, r0, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ │ adceq sl, pc, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [ip], r8 @ │ │ │ │ │ - adcseq fp, r6, r0, ror #13 │ │ │ │ │ + ldrshteq fp, [r6], r0 │ │ │ │ │ adcseq r8, r1, r8, asr ip │ │ │ │ │ adcseq r6, r7, r8, ror #7 │ │ │ │ │ ldrshteq fp, [r6], r8 │ │ │ │ │ @ instruction: 0x010f59b0 │ │ │ │ │ adcseq r5, r1, r0, ror #22 │ │ │ │ │ tsteq lr, r8, lsr #31 │ │ │ │ │ adcseq r2, r1, r0, ror #16 │ │ │ │ │ adcseq lr, lr, r8, asr r4 │ │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ │ - adcseq r0, r5, r0, lsl r4 │ │ │ │ │ + adcseq r0, r5, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r6, sp, r8, lsr sl │ │ │ │ │ + adceq r6, sp, r8, ror #20 │ │ │ │ │ cmpeq r6, r8, lsr fp │ │ │ │ │ - adcseq r4, r5, r0, ror fp │ │ │ │ │ + adcseq r4, r5, r0, asr fp │ │ │ │ │ ldrhteq r6, [r1], r0 │ │ │ │ │ ldrheq r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r5, r8, ror #29 │ │ │ │ │ + ldrsbteq r0, [r5], r8 │ │ │ │ │ ldrshteq r1, [r5], r8 │ │ │ │ │ adcseq lr, r8, r0, asr #2 │ │ │ │ │ tsteq r5, r8, lsr r9 │ │ │ │ │ ldrsbteq r9, [r0], r0 │ │ │ │ │ adcseq fp, r6, r8, lsl #23 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ - adceq r3, r1, r0, ror #25 │ │ │ │ │ + strhteq r3, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r8, [sp], r0 │ │ │ │ │ ldrshteq r0, [r7], r8 │ │ │ │ │ adcseq fp, r6, r8, lsr #10 │ │ │ │ │ adcseq r1, r5, r0, ror #14 │ │ │ │ │ @@ -2013490,31 +2013262,31 @@ │ │ │ │ │ @ instruction: 0x01162990 │ │ │ │ │ adcseq r9, r0, r8, lsl #9 │ │ │ │ │ adcseq r2, sl, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r6, r8, ror #12 │ │ │ │ │ adcseq r6, lr, r0, asr #2 │ │ │ │ │ @ instruction: 0x010eab98 │ │ │ │ │ - adcseq r1, r5, r0, ror r8 │ │ │ │ │ + adcseq r1, r5, r0, ror #16 │ │ │ │ │ umlalseq r7, lr, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r7, r0, asr #3 │ │ │ │ │ tsteq r2, r8, asr #5 │ │ │ │ │ adcseq fp, r6, r0, ror r6 │ │ │ │ │ adceq r0, sp, r8, lsl #14 │ │ │ │ │ adcseq r9, r1, r8 │ │ │ │ │ - adcseq r9, r1, r0, lsl r5 │ │ │ │ │ + adcseq r9, r1, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r1, r0, lsl #11 │ │ │ │ │ adceq r8, sp, r0, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, lr, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r8, [r0], r0 │ │ │ │ │ + adcseq r8, r0, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f7b90 │ │ │ │ │ @ instruction: 0x011c29b0 │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ strdeq r2, [ip], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r8, lsr #25 │ │ │ │ │ @@ -2013540,31 +2013312,31 @@ │ │ │ │ │ adceq r9, sp, r8, lsl r5 │ │ │ │ │ smlatbeq sp, r0, r2, r0 │ │ │ │ │ strdeq r0, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ │ - umlaleq r8, sp, r8, r8 │ │ │ │ │ + adceq r8, sp, r8, lsl #17 │ │ │ │ │ adcseq sl, r0, r0, ror #27 │ │ │ │ │ adceq r8, sp, r8, ror #1 │ │ │ │ │ - ldrshteq r0, [r5], r0 │ │ │ │ │ - ldrshteq r4, [r5], r0 │ │ │ │ │ + adcseq r0, r5, r0, lsl r1 │ │ │ │ │ + adcseq r4, r5, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r4, r0, asr #32 │ │ │ │ │ tsteq r5, r0, lsl #30 │ │ │ │ │ - adceq fp, sp, r8, ror r8 │ │ │ │ │ + adceq fp, sp, r8, ror #16 │ │ │ │ │ adcseq r9, r0, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r8, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [r1], r8 │ │ │ │ │ tsteq r6, r0, asr fp │ │ │ │ │ - adceq sl, sp, r8, ror #19 │ │ │ │ │ + adceq sl, sp, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr r9 │ │ │ │ │ adcseq r4, r7, r0, ror r7 │ │ │ │ │ adceq r1, sp, r0, lsr r3 │ │ │ │ │ umlalseq r9, r1, r0, r8 │ │ │ │ │ @ instruction: 0x01175598 │ │ │ │ │ strhteq r6, [sp], r0 │ │ │ │ │ @@ -2013573,15 +2013345,15 @@ │ │ │ │ │ adcseq r1, r2, r8, lsl #12 │ │ │ │ │ tsteq fp, r8, lsr #27 │ │ │ │ │ adcseq r7, r8, r8, ror r4 │ │ │ │ │ adceq sl, sp, r0, asr #25 │ │ │ │ │ adceq r7, sp, r0, asr #30 │ │ │ │ │ ldrdeq r4, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r4, r8, ror #8 │ │ │ │ │ + adcseq lr, r4, r8, asr r4 │ │ │ │ │ ldrhteq r1, [r2], r0 │ │ │ │ │ adcseq sp, r4, r8, lsl sp │ │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ │ umlalseq r1, r2, r8, r9 │ │ │ │ │ adcseq lr, r6, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [sp, -r8] │ │ │ │ │ @@ -2013592,22 +2013364,22 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r0, lsl #21 │ │ │ │ │ - ldrhteq r2, [r5], r8 │ │ │ │ │ + adcseq r2, r5, r8, lsr #15 │ │ │ │ │ adcseq r7, r0, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r4, r0, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, sp, r0, lsr #9 │ │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ │ - adceq r8, sp, r8, asr #30 │ │ │ │ │ + adceq r8, sp, r8, lsr pc │ │ │ │ │ ldrdeq sl, [sp], r0 @ │ │ │ │ │ tsteq pc, r8, ror #18 │ │ │ │ │ tsteq r3, r8, asr #26 │ │ │ │ │ ldrshteq lr, [lr], r0 │ │ │ │ │ strdeq sl, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq ip, [r7], r8 │ │ │ │ │ @@ -2013617,16 +2013389,16 @@ │ │ │ │ │ ldrshteq r8, [r6], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ │ adcseq r9, r1, r8, asr #29 │ │ │ │ │ adcseq r4, r5, r0, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r8, r1, r8, lsr #22 │ │ │ │ │ - adceq ip, sp, r0, ror #2 │ │ │ │ │ + adcseq r8, r1, r8, lsl fp │ │ │ │ │ + adceq ip, sp, r0, ror r1 │ │ │ │ │ adceq r1, lr, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r7, r8, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, sp, r0, lsr #11 │ │ │ │ │ @@ -2013640,15 +2013412,15 @@ │ │ │ │ │ adceq sl, pc, r0, asr #24 │ │ │ │ │ adcseq r4, r5, r8, lsr #4 │ │ │ │ │ adceq r5, sp, r8, lsr lr │ │ │ │ │ adcseq lr, sp, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [sp], r0 @ │ │ │ │ │ - adceq r5, sp, r8, lsr #14 │ │ │ │ │ + ldrdeq r5, [sp], r8 @ │ │ │ │ │ adcseq r0, pc, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ │ adcseq ip, r6, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2013659,27 +2013431,27 @@ │ │ │ │ │ tsteq r4, r0, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r0, lsl sp │ │ │ │ │ adcseq r8, r0, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r1, r8, ror #31 │ │ │ │ │ + ldrsbteq r9, [r1], r8 │ │ │ │ │ adcseq r9, r8, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, lsl #13 │ │ │ │ │ adcseq r2, sp, r8, asr lr │ │ │ │ │ adcseq sp, r6, r8, lsl #25 │ │ │ │ │ - umlalseq r4, r5, r8, r2 │ │ │ │ │ - adcseq r8, r0, r0, ror #29 │ │ │ │ │ + adcseq r4, r5, r8, lsl #5 │ │ │ │ │ + ldrsbteq r8, [r0], r0 │ │ │ │ │ adcseq r0, sl, r0, ror #24 │ │ │ │ │ tsteq r0, r8, ror #6 │ │ │ │ │ adcseq sp, r8, r8, lsl #10 │ │ │ │ │ - adceq r8, sp, r0, lsl #11 │ │ │ │ │ + umlaleq r8, sp, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq sl, pc, r0, r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #4 │ │ │ │ │ @ instruction: 0x010cf790 │ │ │ │ │ adcseq r9, r6, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2013709,41 +2013481,41 @@ │ │ │ │ │ adceq r1, r4, r8, lsr r0 │ │ │ │ │ adcseq r6, ip, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r0], r0 │ │ │ │ │ - adcseq pc, r4, r0, lsl #30 │ │ │ │ │ + adcseq pc, r4, r0, lsl pc @ │ │ │ │ │ tsteq r2, r0, ror #3 @ │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ adcseq r6, r1, r0, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, sl, r8, asr r9 │ │ │ │ │ adcseq r9, r1, r0, lsl #23 │ │ │ │ │ @ instruction: 0x01132898 │ │ │ │ │ adcseq r0, ip, r0, ror #19 │ │ │ │ │ tsteq r5, r0, ror #28 @ │ │ │ │ │ - adceq r7, sp, r8, lsl #23 │ │ │ │ │ + adceq r7, sp, r0, asr #22 │ │ │ │ │ umlalseq r6, r1, r0, r3 │ │ │ │ │ smlabteq sp, r8, r9, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, asr #3 │ │ │ │ │ adceq r6, sp, r0, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r1, r0, asr #9 │ │ │ │ │ adcseq ip, r6, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r5, sp, r8, ror fp │ │ │ │ │ + adceq r5, sp, r8, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r0, ror r6 │ │ │ │ │ adcseq ip, r6, r8, asr lr │ │ │ │ │ tsteq fp, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sp, [r4], r8 │ │ │ │ │ cmpeq r2, r8, lsr #25 │ │ │ │ │ @@ -2013754,15 +2013526,15 @@ │ │ │ │ │ adcseq sl, r0, r8, lsl #1 │ │ │ │ │ smlabteq pc, r8, r6, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, pc, r0, lsr #7 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ adcseq sp, r4, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r5, r0, lsl r1 │ │ │ │ │ + adcseq r1, r5, r0, lsr #2 │ │ │ │ │ adcseq r2, r5, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [fp], r0 │ │ │ │ │ ldrshteq r4, [r5], r8 │ │ │ │ │ @@ -2013772,15 +2013544,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r2, r5, r0, r5 │ │ │ │ │ adcseq r3, r5, r0, asr sl │ │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ adceq sl, sp, r8, lsl r7 │ │ │ │ │ adcseq r6, lr, r8, asr #23 │ │ │ │ │ - adcseq ip, r0, r8, lsr r1 │ │ │ │ │ + adcseq ip, r0, r8, lsr #2 │ │ │ │ │ adceq r8, sp, r8, lsr #21 │ │ │ │ │ addseq sp, lr, r8, lsr #2 │ │ │ │ │ adceq fp, sp, r0, ror #6 │ │ │ │ │ tsteq r6, r0, ror #8 │ │ │ │ │ adcseq r2, r5, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2013801,63 +2013573,63 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, sp, r8, lsl #4 │ │ │ │ │ tsteq r4, r8, asr #18 │ │ │ │ │ adceq r1, ip, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [r2], r8 │ │ │ │ │ - adceq r6, sp, r0, lsr r8 │ │ │ │ │ + adceq r6, sp, r0, asr #16 │ │ │ │ │ adcseq ip, r6, r0, lsl #2 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r6, r8, lsl #12 │ │ │ │ │ ldrsbteq r8, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq sp, [sp], r8 │ │ │ │ │ adcseq sl, r1, r8, ror #10 │ │ │ │ │ adcseq r6, r8, r0, ror r2 │ │ │ │ │ - strdeq sp, [sp], r0 @ │ │ │ │ │ + adceq sp, sp, r0, ror #9 │ │ │ │ │ adceq r1, lr, r0, lsr fp │ │ │ │ │ - adceq sp, sp, r8, lsl r3 │ │ │ │ │ + strdeq sp, [sp], r8 @ │ │ │ │ │ adceq r2, pc, r8, asr #16 │ │ │ │ │ - adceq r2, ip, r0, lsr #32 │ │ │ │ │ + adceq r1, ip, r0, lsr pc │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ │ - adceq fp, sp, r0, lsr lr │ │ │ │ │ + adceq fp, sp, r0, lsr #28 │ │ │ │ │ adcseq r6, sp, r0, ror #17 │ │ │ │ │ adceq fp, sp, r0, asr #26 │ │ │ │ │ adceq r1, lr, r8, lsl #19 │ │ │ │ │ adcseq r3, r5, r8, lsl #4 │ │ │ │ │ adcseq sp, r6, r0, asr #14 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r1, r2, r8, fp │ │ │ │ │ ldrhteq r4, [r5], r0 │ │ │ │ │ adcseq fp, r7, r8, ror #25 │ │ │ │ │ adcseq r1, r2, r8, lsr #12 │ │ │ │ │ - adceq r1, lr, r0, lsl fp │ │ │ │ │ + adceq r1, lr, r8, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, sp, r8, lsl #27 │ │ │ │ │ adcseq r8, r0, r0, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, asr #12 │ │ │ │ │ adcseq lr, r4, r0, lsr r3 │ │ │ │ │ ldrshteq r8, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r5, r0, ror #29 │ │ │ │ │ + adcseq r1, r5, r0, lsl pc │ │ │ │ │ adceq fp, sp, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r8, lsr #30 │ │ │ │ │ adceq sp, sp, r8, ror r1 │ │ │ │ │ - adcseq r3, r5, r0, ror #18 │ │ │ │ │ + adcseq r3, r5, r0, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r8, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, ror #7 │ │ │ │ │ adcseq sp, r4, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2013866,29 +2013638,29 @@ │ │ │ │ │ adcseq sp, r4, r8, ror r8 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r9, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ │ smlatteq pc, r8, fp, lr │ │ │ │ │ - adcseq r3, r5, r8, asr #4 │ │ │ │ │ + adcseq r3, r5, r8, lsr r2 │ │ │ │ │ adcseq lr, r6, r8, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r8, ip, r3 │ │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r6, r0, lsl #10 │ │ │ │ │ ldrhteq r3, [r1], r0 │ │ │ │ │ adcseq r3, pc, r8, ror #4 │ │ │ │ │ adcseq r2, r7, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r6, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r5, sp, r8, lsr #23 │ │ │ │ │ + umlaleq r5, sp, r8, fp │ │ │ │ │ tsteq r8, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r1, r0, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr r4 │ │ │ │ │ @@ -2013901,28 +2013673,28 @@ │ │ │ │ │ adcseq r9, lr, r8, asr #20 │ │ │ │ │ adcseq lr, r1, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, lsl pc │ │ │ │ │ adcseq r3, r1, r0, lsr r8 │ │ │ │ │ smlatbeq pc, r8, pc, sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r5, r0, lsr #8 │ │ │ │ │ + adcseq r0, r5, r0, lsl r4 │ │ │ │ │ adceq r5, sp, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r5, r0, lsl pc │ │ │ │ │ + adcseq r1, r5, r0, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r7, r8, ror #22 │ │ │ │ │ adcseq pc, r6, r0, ror #24 │ │ │ │ │ umlalseq ip, sp, r8, r6 │ │ │ │ │ ldrsbteq r2, [r5], r8 │ │ │ │ │ adcseq lr, r1, r8, lsr #4 │ │ │ │ │ ldrshteq sp, [r4], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r0, lsr #17 │ │ │ │ │ - adceq r2, lr, r8, lsr #23 │ │ │ │ │ + strhteq r2, [lr], r8 │ │ │ │ │ @ instruction: 0x011d57d8 │ │ │ │ │ strdeq sl, [pc], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [lr], r8 @ │ │ │ │ │ adcseq r2, pc, r0, asr r3 @ │ │ │ │ │ ldrshteq sp, [r6], r8 │ │ │ │ │ tsteq r2, r0, lsr sp │ │ │ │ │ @@ -2013971,15 +2013743,15 @@ │ │ │ │ │ ldrhteq r7, [sp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, sp, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, ip, r8, asr r8 │ │ │ │ │ adcseq r2, r5, r8, lsr r1 │ │ │ │ │ - adcseq r3, r5, r0, lsr #31 │ │ │ │ │ + umlalseq r3, r5, r0, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r6, r8, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, lr, r8, asr #11 │ │ │ │ │ adcseq lr, r1, r8, asr #32 │ │ │ │ │ @@ -2013988,23 +2013760,23 @@ │ │ │ │ │ umlalseq r1, ip, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r6, r0, ror #4 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [sp], r0 @ │ │ │ │ │ + adceq r5, sp, r0, asr #31 │ │ │ │ │ umlalseq pc, r4, r0, ip @ │ │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ adceq r7, sp, r0, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r4, r0, asr #9 │ │ │ │ │ adcseq r8, r0, r8, lsl fp │ │ │ │ │ adcseq r1, r2, r0, ror fp │ │ │ │ │ - adceq r1, sp, r8, ror #2 │ │ │ │ │ + adceq r1, sp, r0, lsl #2 │ │ │ │ │ adcseq lr, r6, r8, lsr #27 │ │ │ │ │ tsteq ip, r8, lsl #2 │ │ │ │ │ adceq sl, pc, r8, asr r4 @ │ │ │ │ │ smlatbeq pc, r8, r6, r0 @ │ │ │ │ │ tsteq r4, r0, ror #11 │ │ │ │ │ adcseq sl, r0, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2014017,19 +2013789,19 @@ │ │ │ │ │ adceq r2, pc, r0, asr r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #26 │ │ │ │ │ @ instruction: 0x01150d98 │ │ │ │ │ smlabteq pc, r8, r0, fp @ │ │ │ │ │ adcseq ip, r7, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r2, r8, lsr #6 │ │ │ │ │ + adcseq r0, r2, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r1, [r5], r0 │ │ │ │ │ - ldrshteq pc, [r4], r0 @ │ │ │ │ │ + adcseq pc, r4, r0, ror #23 │ │ │ │ │ adceq r0, sp, r8, ror #23 │ │ │ │ │ adcseq ip, r1, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl r5 │ │ │ │ │ adceq lr, sp, r8, lsl #27 │ │ │ │ │ @@ -2014075,15 +2013847,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sp, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r7, r0, lsr ip │ │ │ │ │ ldrdeq sl, [pc], r8 @ │ │ │ │ │ strhteq r1, [lr], r8 │ │ │ │ │ - adcseq r0, r2, r0, lsl #27 │ │ │ │ │ + adcseq r0, r2, r0, ror sp │ │ │ │ │ adcseq r2, r5, r0, lsl #12 │ │ │ │ │ ldrshteq r0, [r7], r0 │ │ │ │ │ adceq r3, r7, r8, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ adceq sl, pc, r8, lsl #22 │ │ │ │ │ @@ -2014100,25 +2013872,25 @@ │ │ │ │ │ addseq r7, lr, r0, lsr #15 │ │ │ │ │ @ instruction: 0x010d2998 │ │ │ │ │ strhteq sl, [sp], r0 │ │ │ │ │ adcseq sp, r4, r8, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r5, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r1, r8, lsr r7 │ │ │ │ │ + adcseq r2, r1, r8, lsl r7 │ │ │ │ │ adcseq r6, lr, r0, lsr #12 │ │ │ │ │ adcseq pc, sp, r8, lsr #2 │ │ │ │ │ @ instruction: 0x011dcdb0 │ │ │ │ │ adceq r8, sp, r0, asr #3 │ │ │ │ │ adceq r0, sp, r0, asr #22 │ │ │ │ │ adcseq r1, r2, r8, lsr r2 │ │ │ │ │ adcseq r1, r5, r0, ror #27 │ │ │ │ │ - ldrdeq r5, [sp], r8 @ │ │ │ │ │ + adceq r5, sp, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq sl, [r6], r0 │ │ │ │ │ + adcseq sl, r6, r0, asr #31 │ │ │ │ │ adcseq r9, r0, r8, asr sl │ │ │ │ │ adcseq r6, lr, r0, asr #22 │ │ │ │ │ tsteq r0, r0, asr #11 │ │ │ │ │ tsteq r3, r8, ror #26 │ │ │ │ │ umlalseq r3, r7, r0, sl │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ adcseq r9, r1, r0, lsr #19 │ │ │ │ │ @@ -2014152,15 +2013924,15 @@ │ │ │ │ │ tsteq r3, r8, lsr #11 │ │ │ │ │ tsteq r9, r8, lsr r2 │ │ │ │ │ tsteq r3, r0, asr #24 │ │ │ │ │ adcseq r9, r8, r8, asr pc │ │ │ │ │ adcseq lr, r6, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010fe298 │ │ │ │ │ - adcseq r9, r0, r0, lsr #6 │ │ │ │ │ + adcseq r9, r0, r0, lsr r3 │ │ │ │ │ smlabteq lr, r8, lr, r8 │ │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r7, r8, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2014195,15 +2013967,15 @@ │ │ │ │ │ ldrsbteq r9, [r0], r0 │ │ │ │ │ @ instruction: 0x011f4890 │ │ │ │ │ ldrshteq r1, [r7], r8 │ │ │ │ │ adcseq r9, r0, r8, ror #17 │ │ │ │ │ adcseq r0, r2, r0, asr #13 │ │ │ │ │ ldrhteq ip, [r0], r8 │ │ │ │ │ adcseq sl, r0, r0, lsl #25 │ │ │ │ │ - umlalseq sp, r4, r8, fp │ │ │ │ │ + ldrhteq sp, [r4], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr #23 │ │ │ │ │ tsteq r7, r0, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ @@ -2014212,35 +2013984,35 @@ │ │ │ │ │ strdeq r6, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r0, r6, fp │ │ │ │ │ tsteq pc, r0, lsr #32 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r5, r2, r8, lsl sl │ │ │ │ │ + adcseq r5, r2, r8, lsr #20 │ │ │ │ │ umlalseq sl, r1, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r7, r8, asr #20 │ │ │ │ │ adcseq lr, r1, r0, ror sp │ │ │ │ │ adcseq pc, r6, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r0, asr r7 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ adcseq r5, r2, r8, asr pc │ │ │ │ │ - strhteq r1, [sp], r8 │ │ │ │ │ + adceq r1, sp, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r0, r0, lsl #26 │ │ │ │ │ adcseq pc, r6, r0, lsr r3 @ │ │ │ │ │ adcseq pc, lr, r0, lsl #9 │ │ │ │ │ - adcseq r1, r2, r8, ror r6 │ │ │ │ │ - ldrsbteq r8, [r1], r8 │ │ │ │ │ + adcseq r1, r2, r8, lsl #13 │ │ │ │ │ + adcseq r8, r1, r8, asr #23 │ │ │ │ │ ldrhteq sp, [r8], r8 │ │ │ │ │ adceq r1, lr, r0, lsr #23 │ │ │ │ │ tsteq r5, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r1, r8, asr #22 │ │ │ │ │ adcseq r5, r2, r8, lsr sl │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ @@ -2014248,21 +2014020,21 @@ │ │ │ │ │ ldrhteq sl, [r0], r8 │ │ │ │ │ adcseq r3, ip, r0, asr #32 │ │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, sp, r0, lsl #16 │ │ │ │ │ adcseq r1, r2, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhteq r2, [lr], r8 │ │ │ │ │ + adceq r2, lr, r8, asr #21 │ │ │ │ │ adceq r8, lr, r8, asr pc │ │ │ │ │ adceq r1, ip, r8, lsr #6 │ │ │ │ │ ldrsbteq sl, [r0], r8 │ │ │ │ │ adcseq r4, r7, r0, lsl #6 │ │ │ │ │ tsteq lr, r8, ror r4 │ │ │ │ │ - adceq sl, sp, r0, lsl lr │ │ │ │ │ + ldrdeq sl, [sp], r0 @ │ │ │ │ │ tsteq r4, r8, ror #4 │ │ │ │ │ strhteq sp, [sp], r0 │ │ │ │ │ adceq r2, lr, r0, asr r3 │ │ │ │ │ tsteq r5, r8, lsl #28 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq lr, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2014275,15 +2014047,15 @@ │ │ │ │ │ adceq r0, sp, r0, lsr #26 │ │ │ │ │ adcseq r0, r5, r0, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r8, lsr #12 │ │ │ │ │ adcseq fp, r6, r0, ror #12 │ │ │ │ │ ldrshteq pc, [r1], r8 @ │ │ │ │ │ adceq fp, sp, r8, lsr r4 │ │ │ │ │ - adceq r5, sp, r0, lsr #7 │ │ │ │ │ + adceq r5, sp, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, ip, r0, lsl ip │ │ │ │ │ adcseq pc, r4, r0, lsl #25 │ │ │ │ │ adceq r0, sp, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq fp, [r7], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2014295,25 +2014067,25 @@ │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ @ instruction: 0x011e9798 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, ip, r8, ror r4 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sl, pc, r0, ror #17 │ │ │ │ │ + ldrdeq sl, [pc], r0 @ │ │ │ │ │ ldrsbteq r7, [r7], r0 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq ip, [r1], r0 │ │ │ │ │ adceq r2, lr, r0, lsr #12 │ │ │ │ │ - adcseq lr, r4, r8, ror #12 │ │ │ │ │ + adcseq lr, r4, r8, asr r6 │ │ │ │ │ @ instruction: 0x0114a490 │ │ │ │ │ - adceq fp, sp, r0, asr #31 │ │ │ │ │ + strhteq fp, [sp], r0 │ │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ │ adcseq r5, r2, r8, ror fp │ │ │ │ │ adcseq pc, r9, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f73f8 │ │ │ │ │ ldrshteq fp, [r6], r0 │ │ │ │ │ @ instruction: 0x011baad0 │ │ │ │ │ @@ -2014327,15 +2014099,15 @@ │ │ │ │ │ adceq r2, lr, r8, asr #23 │ │ │ │ │ umlalseq r4, r9, r0, r0 │ │ │ │ │ adcseq r2, r5, r0, ror #25 │ │ │ │ │ adceq r2, lr, r8, ror fp │ │ │ │ │ adcseq sl, r0, r8, lsl #14 │ │ │ │ │ tsteq ip, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhteq sl, [pc], r0 │ │ │ │ │ + adceq sl, pc, r8, asr #13 │ │ │ │ │ adcseq r0, r5, r8, lsr #25 │ │ │ │ │ adceq r9, sp, r8, asr pc │ │ │ │ │ adcseq sp, sp, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r6, r0, ror #23 │ │ │ │ │ strhteq r5, [sp], r8 │ │ │ │ │ tsteq r1, r0, lsl #22 │ │ │ │ │ @@ -2014346,34 +2014118,34 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, sp, r0, lsl r4 @ │ │ │ │ │ adcseq lr, r1, r8, lsl ip │ │ │ │ │ tsteq r5, r0, asr #1 │ │ │ │ │ tsteq r0, r0, lsr #30 │ │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ │ tsteq r5, r8, asr #21 │ │ │ │ │ - adcseq r0, r5, r0, asr #5 │ │ │ │ │ + ldrsbteq r0, [r5], r0 │ │ │ │ │ @ instruction: 0x01119ef0 │ │ │ │ │ ldrdeq pc, [pc, -r8] │ │ │ │ │ adcseq ip, r6, r0, asr #10 │ │ │ │ │ @ instruction: 0x011793f8 │ │ │ │ │ adceq r0, sp, r0, asr #19 │ │ │ │ │ adcseq lr, r1, r0, asr r3 │ │ │ │ │ - addseq r6, sp, r0, asr #14 │ │ │ │ │ + addseq r5, sp, r8, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r1, r8, ror #9 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [ip], r8 @ │ │ │ │ │ adceq r0, sp, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, sp, r0, asr pc │ │ │ │ │ ldrdeq r0, [ip], r0 @ │ │ │ │ │ - ldrsheq ip, [lr], r8 │ │ │ │ │ + addseq r7, lr, r0, lsl #16 │ │ │ │ │ smlabbeq pc, r8, sp, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [sp], r8 @ │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ ldrshteq r2, [sp], r0 │ │ │ │ │ adcseq r3, pc, r0, asr pc @ │ │ │ │ │ umlalseq lr, r1, r0, sp │ │ │ │ │ @@ -2014409,15 +2014181,15 @@ │ │ │ │ │ @ instruction: 0x01199e90 │ │ │ │ │ @ instruction: 0x0113ea90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r0, asr r1 │ │ │ │ │ adcseq sp, sp, r0, lsl #10 │ │ │ │ │ ldrshteq r1, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq fp, r6, r8, lsl #5 │ │ │ │ │ + umlalseq fp, r6, r8, r2 │ │ │ │ │ adceq ip, sp, r0, ror r4 │ │ │ │ │ strdeq r6, [sp], r8 @ │ │ │ │ │ adcseq r0, pc, r0, ror #8 │ │ │ │ │ adcseq r0, r2, r8, lsr pc │ │ │ │ │ adcseq r3, r5, r8, lsl r5 │ │ │ │ │ adcseq ip, r0, r0, lsr #5 │ │ │ │ │ tsteq sp, r0, asr lr │ │ │ │ │ @@ -2014426,35 +2014198,35 @@ │ │ │ │ │ adcseq r6, sl, r0, lsl #10 │ │ │ │ │ ldrhteq pc, [r6], r0 @ │ │ │ │ │ adcseq pc, r7, r0, lsr r7 @ │ │ │ │ │ adcseq r7, r7, r0, asr r7 │ │ │ │ │ adceq r0, sp, r0, ror #29 │ │ │ │ │ adceq r1, ip, r0, ror #22 │ │ │ │ │ adceq r6, sp, r8, asr #21 │ │ │ │ │ - adceq r1, lr, r8, lsr sp │ │ │ │ │ + adceq r1, lr, r8, asr #26 │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ ldrdeq r0, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ │ adcseq r1, r5, r8, lsl #19 │ │ │ │ │ tsteq r4, r0, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r2, r8, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r0, lr, r0, r3 │ │ │ │ │ adcseq sp, sp, r8, lsr #2 │ │ │ │ │ cmpeq r5, r8, ror #9 │ │ │ │ │ adcseq r2, r5, r0, ror r1 │ │ │ │ │ - adcseq r3, r1, r0, lsr #16 │ │ │ │ │ + adcseq r3, r1, r0, lsl #16 │ │ │ │ │ adcseq lr, sp, r0, ror #10 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ - adcseq r0, r5, r8, ror sp │ │ │ │ │ + adcseq r0, r5, r8, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r5, sp, r0, asr pc │ │ │ │ │ + adceq r5, sp, r8, lsl pc │ │ │ │ │ tsteq lr, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #10 │ │ │ │ │ ldrshteq sl, [r0], r8 │ │ │ │ │ adceq r9, pc, r8, asr #10 │ │ │ │ │ ldrshteq fp, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2014474,15 +2014246,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr r6 │ │ │ │ │ @ instruction: 0x011511d0 │ │ │ │ │ tsteq pc, r0, lsl #18 │ │ │ │ │ adcseq r3, r1, r0, asr #17 │ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ │ strdeq r6, [pc], r8 @ │ │ │ │ │ - adcseq r1, r5, r0, ror #7 │ │ │ │ │ + ldrshteq r1, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r7, r0, ror r2 │ │ │ │ │ adcseq lr, r6, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ │ adceq fp, sp, r8, lsr #8 │ │ │ │ │ ldrsbteq fp, [r6], r0 │ │ │ │ │ @@ -2014509,16 +2014281,16 @@ │ │ │ │ │ ldrdeq r9, [sp], r8 @ │ │ │ │ │ adceq ip, sp, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, ip, r8, lsr #23 │ │ │ │ │ umlalseq sp, r7, r0, r9 │ │ │ │ │ adcseq r0, r5, r8, asr #24 │ │ │ │ │ - ldrsbteq r9, [r1], r8 │ │ │ │ │ - strhteq r6, [sp], r0 │ │ │ │ │ + adcseq r9, r1, r8, ror #31 │ │ │ │ │ + adceq r6, sp, r0, asr #19 │ │ │ │ │ adcseq r0, r5, r8, ror ip │ │ │ │ │ ldrshteq r8, [r0], r8 │ │ │ │ │ umlalseq r6, r1, r0, r5 │ │ │ │ │ adceq r2, lr, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r2, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2014536,29 +2014308,29 @@ │ │ │ │ │ adcseq lr, r7, r0, lsr #11 │ │ │ │ │ adcseq r9, r1, r0, ror #16 │ │ │ │ │ tsteq sl, r0, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhteq r8, [sp], r8 │ │ │ │ │ + adceq r8, sp, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r8, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r1, r8, lsl #28 │ │ │ │ │ @ instruction: 0x011509f0 │ │ │ │ │ adcseq r9, r0, r0, ror #11 │ │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ │ adcseq r0, r5, r0, lsl #8 │ │ │ │ │ adceq r5, sp, r0, lsr #10 │ │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ │ @ instruction: 0x01186090 │ │ │ │ │ tsteq r3, r0, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r4, r8, lsr r6 │ │ │ │ │ + adcseq lr, r4, r8, ror #12 │ │ │ │ │ umlalseq r8, r7, r0, r3 │ │ │ │ │ adceq r2, lr, r0, asr #15 │ │ │ │ │ adcseq sl, r7, r8, asr #28 │ │ │ │ │ ldrshteq fp, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ │ adcseq lr, sp, r0, ror #9 │ │ │ │ │ @@ -2014587,27 +2014359,27 @@ │ │ │ │ │ cmpeq r3, r8, ror #28 @ │ │ │ │ │ @ instruction: 0x010ff2b0 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ adceq r6, sp, r0, lsl #14 │ │ │ │ │ adcseq r9, r0, r8, lsl #18 │ │ │ │ │ adcseq sl, r1, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r5, r0, lsr pc │ │ │ │ │ + adcseq r2, r5, r0, lsr #30 │ │ │ │ │ adcseq r0, r2, r0, lsr r4 │ │ │ │ │ adceq r2, lr, r8, asr #12 │ │ │ │ │ tsteq r5, r8, lsl #5 │ │ │ │ │ adcseq sl, r0, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r8, lsr #25 │ │ │ │ │ adcseq r9, r0, r0, ror r5 │ │ │ │ │ adceq r6, sp, r8, ror #22 │ │ │ │ │ - adceq r2, lr, r0, lsr #19 │ │ │ │ │ - adcseq sp, r4, r8, asr #30 │ │ │ │ │ + umlaleq r2, lr, r0, r9 │ │ │ │ │ + adcseq sp, r4, r0, ror #30 │ │ │ │ │ adceq r6, sp, r8, asr #7 │ │ │ │ │ adcseq r0, ip, r8, asr r5 │ │ │ │ │ adcseq r2, r5, r0, lsr ip │ │ │ │ │ tsteq r4, r0, lsr #15 │ │ │ │ │ ldrsbteq r1, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [r1], r8 │ │ │ │ │ @@ -2014615,18 +2014387,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r5, r8, ror #7 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ @ instruction: 0x011d0090 │ │ │ │ │ @ instruction: 0x011131f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, lsl #19 │ │ │ │ │ - adceq sp, sp, r8, asr #8 │ │ │ │ │ + adceq sp, sp, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq sl, [pc], r0 │ │ │ │ │ - strdeq sl, [pc], r8 @ │ │ │ │ │ + adceq sl, pc, r8, ror #21 │ │ │ │ │ adcseq fp, r6, r8, lsr r5 │ │ │ │ │ tsteq r4, r0, lsl r0 │ │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ │ ldrdeq r0, [sp], r0 @ │ │ │ │ │ adcseq ip, r6, r8, lsr lr │ │ │ │ │ smlabteq ip, r8, r7, ip │ │ │ │ │ adcseq r5, r7, r8, lsl #2 │ │ │ │ │ @@ -2014640,22 +2014412,22 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, lsl #16 │ │ │ │ │ adcseq ip, r7, r0, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ - adcseq lr, r4, r8, asr r4 │ │ │ │ │ - adcseq r1, r2, r8, lsl #22 │ │ │ │ │ - adcseq r8, r0, r0, lsl r0 │ │ │ │ │ + adcseq lr, r4, r8, ror #8 │ │ │ │ │ + adcseq r1, r2, r8, lsr #21 │ │ │ │ │ + adcseq r8, r0, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, ror #6 │ │ │ │ │ adceq r6, sp, r8, asr #24 │ │ │ │ │ - adceq r6, sp, r0, asr #16 │ │ │ │ │ + adceq r6, sp, r0, lsr r8 │ │ │ │ │ adcseq lr, sp, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, sl, r8 │ │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ │ smlabbeq pc, r8, ip, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r1, [r5], r0 │ │ │ │ │ @@ -2014694,15 +2014466,15 @@ │ │ │ │ │ adcseq r7, r0, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ ldrsbteq ip, [r8], r0 │ │ │ │ │ adceq r2, sp, r8, lsl r5 │ │ │ │ │ - adceq r2, lr, r8, ror #13 │ │ │ │ │ + strdeq r2, [lr], r8 @ │ │ │ │ │ umlalseq r5, r7, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2014732,15 +2014504,15 @@ │ │ │ │ │ adcseq r1, fp, r8, asr r9 │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r6, sp, r8, lsl r2 │ │ │ │ │ + adceq r6, sp, r8, asr r1 │ │ │ │ │ @ instruction: 0x010ede90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r8, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d6df0 │ │ │ │ │ ldrsbteq r0, [r5], r0 │ │ │ │ │ adcseq r5, r2, r0, asr sp │ │ │ │ │ @@ -2014790,15 +2014562,15 @@ │ │ │ │ │ tsteq lr, r8, lsr #30 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r0, r6, r1 │ │ │ │ │ adceq r1, sp, r8, lsr r4 │ │ │ │ │ @ instruction: 0x011ce8b8 │ │ │ │ │ - adceq r2, ip, r0, lsr #2 │ │ │ │ │ + umlaleq r2, ip, r0, r0 │ │ │ │ │ adcseq sp, ip, r8, asr #1 │ │ │ │ │ adcseq lr, sl, r0, asr #27 │ │ │ │ │ adcseq r9, r1, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [r6], r0 @ │ │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ │ adcseq lr, sl, r8, ror #24 │ │ │ │ │ @@ -2014831,15 +2014603,15 @@ │ │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ │ adceq r1, pc, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r8, r0, asr r8 │ │ │ │ │ tsteq pc, r0, ror #6 @ │ │ │ │ │ adcseq lr, r1, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r5, r8, ror #26 │ │ │ │ │ + adcseq r0, r5, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ │ adcseq r0, lr, r8, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r8, asr #5 │ │ │ │ │ adceq r1, ip, r0, lsr #18 │ │ │ │ │ @@ -2014859,15 +2014631,15 @@ │ │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ │ ldrdeq pc, [lr], r0 @ │ │ │ │ │ ldrsbteq sl, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ - umlalseq r2, r5, r8, fp │ │ │ │ │ + ldrsbteq r2, [r5], r8 │ │ │ │ │ adcseq fp, r6, r0, asr #6 │ │ │ │ │ umlaleq r8, sp, r0, r4 │ │ │ │ │ adcseq sl, r0, r0, ror #6 │ │ │ │ │ adcseq r9, r1, r0, lsr #11 │ │ │ │ │ ldrdeq r1, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r8, lsr #28 │ │ │ │ │ @@ -2014920,20 +2014692,20 @@ │ │ │ │ │ adcseq r9, r1, r0, asr #9 │ │ │ │ │ adcseq r0, r7, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq lr, [sp], r8 │ │ │ │ │ adcseq r9, r1, r8, asr #13 │ │ │ │ │ ldrshteq r8, [r0], r8 │ │ │ │ │ tsteq sl, r0, ror #13 │ │ │ │ │ - adceq r8, sp, r8, ror #29 │ │ │ │ │ + umlaleq r8, sp, r8, lr │ │ │ │ │ ldrsheq r3, [r9, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r4, r0, lsr ip @ │ │ │ │ │ adcseq r6, sp, r0, lsr #18 │ │ │ │ │ - ldrsbteq r0, [r5], r8 │ │ │ │ │ + ldrshteq r0, [r5], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r8, asr #22 │ │ │ │ │ tsteq r4, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsr fp │ │ │ │ │ ldrshteq r9, [r1], r0 │ │ │ │ │ adcseq r9, r1, r0, lsl #21 │ │ │ │ │ @@ -2015016,21 +2014788,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, r1, r0, r7 │ │ │ │ │ adceq r2, sp, r0, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, sp, r0, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ │ - adceq sl, pc, r0, ror r6 @ │ │ │ │ │ + adceq sl, pc, r0, lsl #13 │ │ │ │ │ adcseq r3, r1, r0, ror #23 │ │ │ │ │ adcseq r8, r0, r8, lsl #3 │ │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ │ adceq r6, sp, r0, ror #15 │ │ │ │ │ adcseq r7, r7, r0, asr r6 │ │ │ │ │ - ldrdeq r2, [lr], r0 @ │ │ │ │ │ + adceq r2, lr, r0, ror #1 │ │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ │ adcseq r5, r1, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, sp, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2015060,15 +2014832,15 @@ │ │ │ │ │ adcseq r6, r1, r8, lsr r0 │ │ │ │ │ adcseq fp, r6, r8, asr pc │ │ │ │ │ adcseq r5, r8, r0, asr #19 │ │ │ │ │ ldrsbteq r1, [r2], r8 │ │ │ │ │ adcseq r4, r5, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ - adceq r1, ip, r8, lsr fp │ │ │ │ │ + adceq r1, ip, r8, asr #22 │ │ │ │ │ tsteq r3, r0, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [lr, -r0] │ │ │ │ │ tsteq r1, r0, asr #15 │ │ │ │ │ adcseq r2, r5, r0, lsr #27 │ │ │ │ │ adcseq r0, r5, r0, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2015103,15 +2014875,15 @@ │ │ │ │ │ adcseq r9, r8, r8, ror #2 │ │ │ │ │ tsteq r4, r8, lsl r6 │ │ │ │ │ adcseq r3, r1, r0, lsl #3 │ │ │ │ │ adcseq r3, r8, r8, ror #22 │ │ │ │ │ adcseq sp, r6, r8, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r5, [lr], r0 │ │ │ │ │ - umlalseq r0, r5, r0, r0 │ │ │ │ │ + adcseq r0, r5, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #22 │ │ │ │ │ adcseq r5, lr, r0, asr #22 │ │ │ │ │ adceq pc, lr, r8, lsl #5 │ │ │ │ │ ldrsheq r5, [r6, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r6, r8, ror #28 │ │ │ │ │ adcseq r2, sp, r8, ror #29 │ │ │ │ │ @@ -2015145,15 +2014917,15 @@ │ │ │ │ │ umlalseq sp, sp, r0, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ │ tsteq sp, r8, lsl #26 │ │ │ │ │ addseq ip, lr, r8, lsl r1 │ │ │ │ │ tsteq r0, r0, ror r4 │ │ │ │ │ tsteq lr, r0, lsr #17 │ │ │ │ │ - adcseq r0, r5, r8, lsl #31 │ │ │ │ │ + umlalseq r0, r5, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, ip, r0, ror r9 │ │ │ │ │ tsteq r4, r8, lsr #14 │ │ │ │ │ adcseq ip, r6, r8, ror #10 │ │ │ │ │ ldrhteq r0, [r5], r0 │ │ │ │ │ @@ -2015166,49 +2014938,49 @@ │ │ │ │ │ adceq fp, sp, r8, ror r1 │ │ │ │ │ @ instruction: 0x011588d0 │ │ │ │ │ adcseq sp, sp, r0, ror #29 │ │ │ │ │ adceq r9, sp, r8, lsr #18 │ │ │ │ │ tsteq r5, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ │ - adceq ip, sp, r0, lsl #21 │ │ │ │ │ + adceq ip, sp, r0, lsr #21 │ │ │ │ │ tsteq r5, r0, lsr lr │ │ │ │ │ ldrsbteq r2, [r8], r8 │ │ │ │ │ addeq r4, r0, r8, asr lr │ │ │ │ │ - adcseq r8, r0, r8, asr #32 │ │ │ │ │ + ldrsbteq r7, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, ror lr │ │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ adceq r9, pc, r8, ror #30 │ │ │ │ │ strdeq r7, [sp], r0 @ │ │ │ │ │ @ instruction: 0x011587f0 │ │ │ │ │ ldrhteq r1, [r2], r8 │ │ │ │ │ adceq r8, sp, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r1, [lr], r8 @ │ │ │ │ │ + adceq r1, lr, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq lr, lr, r0, lsr #2 │ │ │ │ │ tsteq r0, r8, lsl r3 │ │ │ │ │ adcseq sp, fp, r8, asr #20 │ │ │ │ │ - adcseq r1, r2, r8, lsl r1 │ │ │ │ │ + adcseq r1, r2, r8, lsr #2 │ │ │ │ │ adcseq r1, r7, r0, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r0, r8, lsl #29 │ │ │ │ │ tsteq r4, r0, lsr r7 │ │ │ │ │ - adcseq r8, r1, r0, ror ip │ │ │ │ │ + adcseq r8, r1, r0, lsl #25 │ │ │ │ │ adcseq r2, r8, r8, lsl #6 │ │ │ │ │ @ instruction: 0x0112aad0 │ │ │ │ │ strhteq r1, [lr], r8 │ │ │ │ │ adcseq r9, r0, r0, lsl #7 │ │ │ │ │ adcseq r2, r5, r0, ror #11 │ │ │ │ │ tsteq r4, r8, asr #3 │ │ │ │ │ @ instruction: 0x0119f8b8 │ │ │ │ │ @@ -2015252,15 +2015024,15 @@ │ │ │ │ │ adcseq lr, r1, r8, lsr #2 │ │ │ │ │ adcseq sl, r1, r8, asr #2 │ │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ │ adceq ip, sp, r8, asr r4 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ │ - strhteq r5, [sp], r8 │ │ │ │ │ + umlaleq r5, sp, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, r1, r8, r0 │ │ │ │ │ smlatteq lr, r8, r5, sl │ │ │ │ │ adcseq r0, r5, r0, asr #7 │ │ │ │ │ ldrshteq r5, [r7], r0 │ │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ adcseq r0, r5, r8, lsl ip │ │ │ │ │ @@ -2015270,39 +2015042,39 @@ │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ ldrsbteq r0, [r9], r0 │ │ │ │ │ adcseq fp, r7, r0, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r0, r0, lsr r3 │ │ │ │ │ + adcseq r9, r0, r0, lsr #6 │ │ │ │ │ ldrshteq r5, [pc], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ adceq r6, sp, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r7, r4, r0, asr #1 │ │ │ │ │ + adceq r7, r4, r8, lsl r0 │ │ │ │ │ @ instruction: 0x0116b598 │ │ │ │ │ adcseq r4, sl, r0, asr #9 │ │ │ │ │ adceq r9, lr, r8, lsr #2 │ │ │ │ │ adcseq r9, r1, r8, ror #26 │ │ │ │ │ ldrsheq r4, [sp, -r8] │ │ │ │ │ adceq r9, sp, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r8, lsl #4 │ │ │ │ │ tsteq ip, r0, lsl #14 │ │ │ │ │ adceq r2, lr, r0, lsl #11 │ │ │ │ │ tsteq r5, r0, lsl #13 │ │ │ │ │ adceq r0, sp, r0, lsr r7 │ │ │ │ │ adcseq r9, sp, r8, asr #8 │ │ │ │ │ - adceq r5, sp, r8, ror #15 │ │ │ │ │ + ldrdeq r5, [sp], r8 @ │ │ │ │ │ adceq r2, ip, r8, lsr #32 │ │ │ │ │ adcseq r9, r0, r8, asr r2 │ │ │ │ │ ldrshteq r5, [r7], r8 │ │ │ │ │ adcseq r0, sl, r8, asr #24 │ │ │ │ │ tsteq lr, r0, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2015338,15 +2015110,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r0], r0 │ │ │ │ │ adceq r0, r4, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, pc, r8, lsr #25 │ │ │ │ │ ldrshteq r2, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r2, r8, lsl #13 │ │ │ │ │ + adcseq r1, r2, r8, ror r6 │ │ │ │ │ adcseq r9, r0, r0, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, lr, r0, ror #11 │ │ │ │ │ @@ -2015368,15 +2015140,15 @@ │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ adcseq r3, r5, r0, asr fp │ │ │ │ │ adceq ip, sp, r0, ror #29 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ adceq ip, sp, r8, lsl #10 │ │ │ │ │ adcseq sl, r0, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sp, r4, r0, lsl #5 │ │ │ │ │ + adcseq sp, r4, r0, asr #5 │ │ │ │ │ adcseq r9, r7, r0, lsl #13 │ │ │ │ │ tsteq r5, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r1, [r2], r8 │ │ │ │ │ @@ -2015395,34 +2015167,34 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r8, lsl r8 │ │ │ │ │ smlatteq lr, r0, sp, r8 │ │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ │ adceq r1, sp, r8, asr #11 │ │ │ │ │ - adceq r6, sp, r8, ror #2 │ │ │ │ │ + ldrdeq r6, [sp], r0 @ │ │ │ │ │ adceq ip, sp, r0, lsr #27 │ │ │ │ │ adceq sl, pc, r0, asr r2 @ │ │ │ │ │ - ldrdeq r7, [sp], r0 @ │ │ │ │ │ + adceq r7, sp, r0, asr #25 │ │ │ │ │ adcseq sp, r8, r0, lsl #4 │ │ │ │ │ adceq r0, sp, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, lsr #2 │ │ │ │ │ tsteq ip, r8, asr #28 │ │ │ │ │ adcseq r1, r5, r0, lsr ip │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ - adceq r5, sp, r8, lsr #20 │ │ │ │ │ + ldrdeq r5, [sp], r8 @ │ │ │ │ │ adcseq r3, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r1, r8, lsr fp │ │ │ │ │ - strhteq r5, [sp], r8 │ │ │ │ │ + adceq r5, sp, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r1, r0, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, sp, r0, asr r7 │ │ │ │ │ adceq fp, sp, r8, asr #23 │ │ │ │ │ adcseq ip, r6, r0, lsr #5 │ │ │ │ │ @@ -2015431,32 +2015203,32 @@ │ │ │ │ │ tsteq r2, r8, lsr sl │ │ │ │ │ adcseq r3, r5, r0, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r3, [r5], r8 │ │ │ │ │ tsteq ip, r0, asr #30 │ │ │ │ │ adcseq r9, r0, r0, lsl #8 │ │ │ │ │ - adcseq r5, r2, r0, lsr #27 │ │ │ │ │ + adcseq r5, r2, r0, asr #27 │ │ │ │ │ @ instruction: 0x0115d7b0 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ tsteq r2, r0, asr #3 │ │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ adcseq ip, r6, r0, ror #11 │ │ │ │ │ cmpeq r6, r8, asr #9 │ │ │ │ │ adcseq r3, r5, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r8, lsr fp │ │ │ │ │ + adceq r9, sp, r0, lsl #23 │ │ │ │ │ cmpeq r6, r0, asr #10 │ │ │ │ │ tsteq r6, r8, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ │ adcseq r9, r1, r0, asr #11 │ │ │ │ │ smlatbeq pc, r0, r5, r0 @ │ │ │ │ │ - adceq r9, sp, r0, lsr r3 │ │ │ │ │ + adceq r9, sp, r0, asr r3 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ adcseq r1, r2, r8, asr #12 │ │ │ │ │ adceq r9, sp, r0, asr #16 │ │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ │ adcseq r3, r5, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ @@ -2015467,15 +2015239,15 @@ │ │ │ │ │ adceq r8, sp, r8, lsr #2 │ │ │ │ │ ldrshteq ip, [r7], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, pc, r0, lsr r9 @ │ │ │ │ │ ldrshteq r9, [r1], r0 │ │ │ │ │ ldrdeq r9, [sp], r0 @ │ │ │ │ │ adcseq ip, r7, r8, ror #6 │ │ │ │ │ - adcseq r1, r5, r0, asr #20 │ │ │ │ │ + adcseq r1, r5, r8, lsr #20 │ │ │ │ │ adceq ip, sp, r0, ror #5 │ │ │ │ │ adcseq ip, r6, r0, ror r5 │ │ │ │ │ adcseq r3, r5, r8, asr #2 │ │ │ │ │ tsteq ip, r8, asr #32 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ ldrshteq ip, [r7], r0 │ │ │ │ │ adcseq ip, r0, r8, asr #5 │ │ │ │ │ @@ -2015487,15 +2015259,15 @@ │ │ │ │ │ ldrshteq pc, [r9], r0 @ │ │ │ │ │ adcseq r9, r0, r8, lsl #15 │ │ │ │ │ adcseq lr, lr, r0, lsl r3 │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ ldrsbteq sp, [r7], r8 │ │ │ │ │ adcseq r4, r5, r8, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlalseq r2, r5, r0, sp │ │ │ │ │ + adcseq r2, r5, r0, lsl #27 │ │ │ │ │ adcseq sl, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01109ab0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r8, asr #3 │ │ │ │ │ adcseq r8, r1, r8, ror #21 │ │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ │ @@ -2015510,26 +2015282,26 @@ │ │ │ │ │ tsteq r4, r0, lsl #13 │ │ │ │ │ ldrhteq r9, [r7], r0 │ │ │ │ │ adceq ip, sp, r8, lsl #30 │ │ │ │ │ @ instruction: 0x011b36f0 │ │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ │ tsteq r5, r8, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r6, sp, r8, lsr #14 │ │ │ │ │ - adceq r9, sp, r8, lsr #23 │ │ │ │ │ + adceq r6, sp, r8, lsr r7 │ │ │ │ │ + adceq r9, sp, r8, lsr fp │ │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr r9 │ │ │ │ │ adcseq r1, r0, r0, lsl r6 │ │ │ │ │ - ldrdeq r7, [sp], r0 @ │ │ │ │ │ + adceq r7, sp, r8, lsr #16 │ │ │ │ │ adcseq pc, r4, r0, lsl #4 │ │ │ │ │ @ instruction: 0x010e0f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sl, sp, r0, asr #6 │ │ │ │ │ + adceq sl, sp, r0, lsl #7 │ │ │ │ │ adcseq sp, r7, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r1, [r7], r8 │ │ │ │ │ tsteq r0, r8, lsl #5 │ │ │ │ │ @@ -2015565,44 +2015337,44 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq fp, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r5, r8, lsl #4 │ │ │ │ │ + adcseq r1, r5, r0, ror #3 │ │ │ │ │ adcseq pc, r1, r8, ror #19 │ │ │ │ │ adcseq pc, r4, r8, ror #6 │ │ │ │ │ tsteq r6, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #15 │ │ │ │ │ smlabbeq lr, r0, r2, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, sp, r8, lsl #26 │ │ │ │ │ adceq r7, sp, r0, lsr fp │ │ │ │ │ adcseq r5, r1, r0, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r1, [r5], r0 │ │ │ │ │ + adcseq r1, r5, r8, lsl #15 │ │ │ │ │ adcseq r0, sl, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r8, asr #20 │ │ │ │ │ adceq r2, lr, r0, ror #11 │ │ │ │ │ ldrsbteq r9, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r1, r8, lsr ip │ │ │ │ │ cmpeq r6, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq sl, sp, r0, ip │ │ │ │ │ adcseq r4, r5, r0, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #3 │ │ │ │ │ - adcseq r0, r5, r0, lsl #9 │ │ │ │ │ + adcseq r0, r5, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r4], r8 @ │ │ │ │ │ adcseq r7, sp, r0, lsl r1 │ │ │ │ │ umlalseq pc, r1, r8, r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2015637,68 +2015409,68 @@ │ │ │ │ │ adcseq r2, r5, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, asr #12 │ │ │ │ │ ldrsbteq r2, [r5], r8 │ │ │ │ │ ldrsbteq sp, [sl], r8 │ │ │ │ │ adcseq ip, r1, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r8, sp, r8, lsr sp │ │ │ │ │ + adceq r8, sp, r8, lsr #26 │ │ │ │ │ @ instruction: 0x011d7af8 │ │ │ │ │ adceq r8, sp, r0, lsl #18 │ │ │ │ │ adcseq r3, r5, r0, ror sp │ │ │ │ │ - adcseq r0, r2, r8, asr #24 │ │ │ │ │ + adcseq r0, r2, r8, asr ip │ │ │ │ │ adcseq fp, r6, r8, ror #11 │ │ │ │ │ adcseq r1, r5, r0, ror #21 │ │ │ │ │ adceq r5, sp, r8, lsr #19 │ │ │ │ │ adcseq r9, r6, r0, lsr #7 │ │ │ │ │ tsteq lr, r8, lsr #5 │ │ │ │ │ adcseq r8, r0, r0, asr #1 │ │ │ │ │ tsteq r4, r0, lsr r6 │ │ │ │ │ smlabbeq pc, r8, r9, fp @ │ │ │ │ │ cmpeq r6, r8, lsl r3 │ │ │ │ │ adcseq r0, pc, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl sl │ │ │ │ │ adcseq lr, lr, r8, lsl #30 │ │ │ │ │ - umlalseq r3, r1, r8, r4 │ │ │ │ │ + ldrhteq r3, [r1], r8 │ │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ │ adceq r9, sp, r0, ror #12 │ │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ │ tsteq r4, r0, ror lr │ │ │ │ │ adceq r7, sp, r0, ror pc │ │ │ │ │ cmpeq r6, r8, lsl sp │ │ │ │ │ - adceq ip, sp, r0, ror #7 │ │ │ │ │ + ldrdeq ip, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ tsteq ip, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01150998 │ │ │ │ │ adcseq r6, lr, r0, lsl #15 │ │ │ │ │ adceq r1, lr, r8, asr #31 │ │ │ │ │ adceq r6, sp, r0, ror #17 │ │ │ │ │ adcseq r8, r0, r0, asr #24 │ │ │ │ │ umlaleq r6, sp, r0, r3 │ │ │ │ │ adcseq r9, r1, r0, ror sl │ │ │ │ │ strhteq sl, [pc], r8 │ │ │ │ │ - adcseq r0, r5, r0, lsr r1 │ │ │ │ │ + adcseq r0, r5, r0, asr r1 │ │ │ │ │ adcseq sp, r1, r8, asr #31 │ │ │ │ │ adceq r6, sp, r8, lsr #17 │ │ │ │ │ adcseq r1, r2, r0, lsr #22 │ │ │ │ │ adcseq r5, r2, r0, asr #21 │ │ │ │ │ umlalseq fp, r8, r8, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011ba3d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r1, r0, ror r7 │ │ │ │ │ @ instruction: 0x0111a5b0 │ │ │ │ │ @ instruction: 0x010d98b0 │ │ │ │ │ adcseq r9, r6, r0, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r0, lsr pc │ │ │ │ │ + adceq r9, sp, r0, lsr #30 │ │ │ │ │ adceq r5, sp, r8, ror sp │ │ │ │ │ ldrsbteq lr, [ip], r8 │ │ │ │ │ tsteq r4, r8, lsr r1 │ │ │ │ │ adceq fp, sp, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, sp, r0, ror #4 │ │ │ │ │ @@ -2015709,49 +2015481,49 @@ │ │ │ │ │ ldrhteq pc, [lr], r8 @ │ │ │ │ │ adceq r9, sp, r0, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010ede98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlalseq r9, r0, r8, r2 │ │ │ │ │ + adcseq r9, r0, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r7, [r0], r8 │ │ │ │ │ + adcseq r8, r0, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r4, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r6, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, sl, r8, asr #24 │ │ │ │ │ adceq r2, ip, r0, lsr #7 │ │ │ │ │ ldrhteq fp, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror r7 │ │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ │ - adcseq r9, r1, r8, lsr #29 │ │ │ │ │ + adcseq r9, r1, r8, ror lr │ │ │ │ │ adceq sl, sp, r8, asr #20 │ │ │ │ │ adcseq r8, r0, r8, ror #11 │ │ │ │ │ @ instruction: 0x01151998 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r7, r0, asr #13 │ │ │ │ │ adcseq r7, lr, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r8, ror #11 │ │ │ │ │ smlabteq lr, r0, r5, r5 │ │ │ │ │ - ldrsbteq r1, [r5], r0 │ │ │ │ │ + adcseq r1, r5, r0, asr #29 │ │ │ │ │ umlalseq r7, r0, r0, sp │ │ │ │ │ @ instruction: 0x011333b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r5, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r1, r0, ror #9 │ │ │ │ │ + ldrshteq r9, [r1], r0 │ │ │ │ │ @ instruction: 0x0114afd0 │ │ │ │ │ adceq sl, pc, r0, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq ip, [r6], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, sp, r8, lsl r2 │ │ │ │ │ @@ -2015785,25 +2015557,25 @@ │ │ │ │ │ adcseq r1, r7, r0, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01151a98 │ │ │ │ │ strdeq r2, [lr], r8 @ │ │ │ │ │ adcseq sp, r6, r8, asr r4 │ │ │ │ │ - umlalseq r8, r1, r0, r9 │ │ │ │ │ + adcseq r8, r1, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r8, ror #29 │ │ │ │ │ - adceq sl, pc, r8, lsl #28 │ │ │ │ │ + strdeq sl, [pc], r8 @ │ │ │ │ │ adceq r8, sp, r0, ror #28 │ │ │ │ │ adceq r0, ip, r8, asr #15 │ │ │ │ │ tsteq r4, r8, asr #23 │ │ │ │ │ adcseq r2, r5, r8, asr #2 │ │ │ │ │ @ instruction: 0x010c3a98 │ │ │ │ │ smlabbeq pc, r8, r8, r7 @ │ │ │ │ │ - adcseq pc, r1, r0, ror lr @ │ │ │ │ │ + adcseq pc, r1, r0, lsl #29 │ │ │ │ │ tsteq r2, r8, lsr sl │ │ │ │ │ adcseq lr, r1, r0, asr lr │ │ │ │ │ adcseq r7, r8, r0, lsl #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r1, [r2], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr r0 │ │ │ │ │ @@ -2015876,31 +2015648,31 @@ │ │ │ │ │ adcseq sl, r6, r0, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r5, r0, lsl #25 │ │ │ │ │ + adcseq r2, r5, r0, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, r0, r0, r6 │ │ │ │ │ smlabteq lr, r8, r9, r6 │ │ │ │ │ umlalseq r4, r5, r0, sl │ │ │ │ │ @ instruction: 0x011b7bf8 │ │ │ │ │ - adcseq r8, r0, r0, ror #9 │ │ │ │ │ + ldrsbteq r8, [r0], r0 │ │ │ │ │ tsteq pc, r8, asr r8 @ │ │ │ │ │ adcseq r8, ip, r0, lsl #9 │ │ │ │ │ umlalseq r9, r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r8, ror #19 │ │ │ │ │ @ instruction: 0x011792d0 │ │ │ │ │ adcseq lr, r1, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, r0, r8, ror r9 │ │ │ │ │ + adcseq sl, r0, r8, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r4, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r8, [sp], r0 @ │ │ │ │ │ umlaleq r0, pc, r8, fp @ │ │ │ │ │ @@ -2015967,15 +2015739,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r8, ror #20 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ ldrhteq r8, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r5, r2, r0, lsr #30 │ │ │ │ │ + adcseq r5, r2, r0, lsl #30 │ │ │ │ │ ldrsbteq r2, [r5], r0 │ │ │ │ │ adceq r9, pc, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r7, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, lsr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016001,21 +2015773,21 @@ │ │ │ │ │ strdeq r8, [sp], r0 @ │ │ │ │ │ adcseq r0, r7, r0, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r6], r0 @ │ │ │ │ │ - adcseq sp, r4, r0, lsr #5 │ │ │ │ │ - adceq r8, sp, r0, asr r9 │ │ │ │ │ + adcseq sp, r4, r0, ror r2 │ │ │ │ │ + adceq r8, sp, r0, asr #18 │ │ │ │ │ tsteq r5, r8, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r5, r0, lsr #2 │ │ │ │ │ - adcseq fp, r6, r8, asr #31 │ │ │ │ │ + ldrshteq r0, [r5], r0 │ │ │ │ │ + ldrhteq fp, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, lr, r8, ror ip │ │ │ │ │ adceq r1, ip, r8, ror #4 │ │ │ │ │ tsteq r4, r8, lsl #14 │ │ │ │ │ adcseq r5, pc, r8, ror #14 │ │ │ │ │ tsteq r5, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016043,15 +2015815,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r7, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r7, r8, lsr #27 │ │ │ │ │ - adcseq sp, r4, r8, rrx │ │ │ │ │ + adcseq sp, r4, r8, asr #32 │ │ │ │ │ adcseq r9, r0, r0, lsl #11 │ │ │ │ │ smlatteq ip, r8, r2, r4 │ │ │ │ │ adcseq sl, r0, r0, lsr #15 │ │ │ │ │ adceq sl, sp, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ │ @ instruction: 0x011e0998 │ │ │ │ │ @@ -2016063,15 +2015835,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, lr, r0, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, fp, r8, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r7, r0, ror #8 │ │ │ │ │ - ldrsbteq r0, [r2], r8 │ │ │ │ │ + adcseq r0, r2, r8, asr #31 │ │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ │ adcseq r8, r1, r8, lsr #19 │ │ │ │ │ @ instruction: 0x011261b0 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r4, sp, r0, rrx │ │ │ │ │ adcseq r9, r1, r8, lsr #23 │ │ │ │ │ @@ -2016090,26 +2015862,26 @@ │ │ │ │ │ ldrsheq r9, [r6, #-184] @ 0xffffff48 │ │ │ │ │ adceq ip, sp, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r6], r0 │ │ │ │ │ adceq fp, lr, r0, lsl r8 │ │ │ │ │ adceq r9, pc, r0, lsl #13 │ │ │ │ │ ldrhteq sp, [r4], r0 │ │ │ │ │ - ldrshteq r1, [r5], r0 │ │ │ │ │ + adcseq r1, r5, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, ror #20 │ │ │ │ │ adcseq fp, r6, r0, lsl #3 │ │ │ │ │ tsteq r4, r0, asr #22 │ │ │ │ │ ldrsbteq r8, [r8], r8 │ │ │ │ │ adcseq r0, r7, r0, lsl #10 │ │ │ │ │ adcseq sl, r0, r0, asr ip │ │ │ │ │ adcseq r1, r5, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e5cb0 │ │ │ │ │ - adcseq pc, r4, r0, lsl #26 │ │ │ │ │ + ldrshteq pc, [r4], r0 @ │ │ │ │ │ adcseq lr, sp, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, sp, r0, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, sp, r0, lsl r7 │ │ │ │ │ @@ -2016119,17 +2015891,17 @@ │ │ │ │ │ tsteq r5, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r3, #-192] @ 0xffffff40 │ │ │ │ │ tsteq ip, r0, ror #31 │ │ │ │ │ - adcseq r3, r5, r0, lsl #26 │ │ │ │ │ + ldrshteq r3, [r5], r0 │ │ │ │ │ adcseq r9, r0, r0, lsr #19 │ │ │ │ │ - adcseq r8, r1, r0, lsr #25 │ │ │ │ │ + umlalseq r8, r1, r0, ip │ │ │ │ │ adceq r8, sp, r8, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r8, asr #25 │ │ │ │ │ adcseq sp, r6, r8, ror #5 │ │ │ │ │ tsteq ip, r8, lsr lr │ │ │ │ │ ldrhteq r0, [pc], r8 │ │ │ │ │ @@ -2016140,15 +2015912,15 @@ │ │ │ │ │ adcseq pc, r8, r8, lsl r2 @ │ │ │ │ │ umlaleq lr, lr, r8, r0 @ │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ adcseq r1, r5, r0, ror #15 │ │ │ │ │ adcseq sp, lr, r8, asr r9 │ │ │ │ │ adcseq r8, ip, r0, asr r4 │ │ │ │ │ adcseq r2, r7, r8 │ │ │ │ │ - adceq sl, sp, r8, ror #13 │ │ │ │ │ + ldrdeq sl, [sp], r8 @ │ │ │ │ │ adcseq r3, ip, r8, asr #14 │ │ │ │ │ adcseq sl, r6, r0, ror #27 │ │ │ │ │ tsteq r3, r8, lsr #28 │ │ │ │ │ ldrhteq r6, [r1], r0 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ @@ -2016179,86 +2015951,86 @@ │ │ │ │ │ umlalseq r5, r2, r8, fp │ │ │ │ │ adceq fp, sp, r8, lsl #19 │ │ │ │ │ ldrshteq r9, [r1], r8 │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ tsteq r5, r0, asr #30 │ │ │ │ │ adceq r6, sp, r0, lsr r1 │ │ │ │ │ adceq r2, ip, r0, lsl r4 │ │ │ │ │ - adceq r6, sp, r8, ror r0 │ │ │ │ │ + adceq r6, sp, r8, lsl #1 │ │ │ │ │ adceq r6, sp, r0, lsr r9 │ │ │ │ │ adcseq fp, fp, r0, lsl #5 │ │ │ │ │ adcseq r7, r8, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #3 │ │ │ │ │ adcseq lr, r9, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [sp, -r0] │ │ │ │ │ ldrhteq r9, [r1], r8 │ │ │ │ │ - adceq r7, sp, r8, ror #19 │ │ │ │ │ + adceq r7, sp, r8, asr #19 │ │ │ │ │ adceq r1, pc, r8, ror sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r1, r0, asr #6 │ │ │ │ │ umlaleq r6, r4, r8, ip │ │ │ │ │ adcseq r0, r2, r0, lsl #8 │ │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ │ adceq r7, sp, r8, lsl #4 │ │ │ │ │ adcseq r1, r2, r8, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r8, ror #13 │ │ │ │ │ adcseq r8, r0, r8, asr #25 │ │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ │ - adcseq r3, r5, r0, ror #16 │ │ │ │ │ + adcseq r3, r5, r8, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01105ab0 │ │ │ │ │ adceq sp, sp, r0, asr r7 │ │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, pc, r0, lsr #18 │ │ │ │ │ - adcseq r3, r5, r0, asr #16 │ │ │ │ │ + adcseq r3, r5, r8, asr #16 │ │ │ │ │ ldrhteq ip, [r7], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #20 │ │ │ │ │ adcseq r2, fp, r8, asr r4 │ │ │ │ │ smlabbeq sp, r8, r7, r4 │ │ │ │ │ smlabbeq pc, r0, r7, ip @ │ │ │ │ │ strhteq r6, [fp], r8 │ │ │ │ │ adceq sp, lr, r8, asr #9 │ │ │ │ │ - adcseq fp, r6, r0, asr #19 │ │ │ │ │ + ldrhteq fp, [r6], r0 │ │ │ │ │ adceq r9, sp, r8, asr r1 │ │ │ │ │ - ldrshteq sp, [r4], r8 │ │ │ │ │ + ldrsbteq sp, [r4], r8 │ │ │ │ │ ldrshteq r6, [r1], r8 │ │ │ │ │ adcseq r0, r2, r0, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ adceq r1, ip, r0, asr #20 │ │ │ │ │ ldrdeq r0, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl #19 │ │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ │ - ldrdeq r5, [sp], r0 @ │ │ │ │ │ + adceq r5, sp, r0, lsl #27 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ adcseq r3, pc, r0, lsl #1 │ │ │ │ │ adcseq sl, r0, r8, lsl #22 │ │ │ │ │ adcseq r1, r5, r0, lsl #3 │ │ │ │ │ ldrhteq r2, [pc], r8 │ │ │ │ │ ldrdeq sp, [lr], r8 @ │ │ │ │ │ adceq pc, lr, r8, lsl #15 │ │ │ │ │ tsteq r3, r8, asr #8 │ │ │ │ │ adcseq ip, r1, r8, lsl ip │ │ │ │ │ - umlalseq r0, r5, r0, r5 │ │ │ │ │ + adcseq r0, r5, r0, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, pc, r0, lsr #12 │ │ │ │ │ adcseq r2, r1, r0, ror fp │ │ │ │ │ @ instruction: 0x0111c798 │ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ │ adcseq r0, pc, r8, ror ip @ │ │ │ │ │ adcseq r1, pc, r0, ror #4 │ │ │ │ │ @@ -2016272,25 +2016044,25 @@ │ │ │ │ │ adcseq r1, r5, r0, lsr #1 │ │ │ │ │ @ instruction: 0x01108490 │ │ │ │ │ adcseq r1, r2, r0, lsl #22 │ │ │ │ │ tsteq r0, r0, lsl #23 @ │ │ │ │ │ @ instruction: 0x010c0a90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, ip, r0, asr #15 │ │ │ │ │ - adceq r1, lr, r8, ror r8 │ │ │ │ │ + adceq r1, lr, r8, ror #16 │ │ │ │ │ adceq r2, ip, r0, lsr #6 │ │ │ │ │ tsteq r0, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r6, r0, ror sp │ │ │ │ │ ldrsbteq r4, [r7], r0 │ │ │ │ │ adcseq r8, r0, r0, asr #27 │ │ │ │ │ adcseq ip, r0, r8, lsl #6 │ │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ │ adceq fp, sp, r0, asr #11 │ │ │ │ │ - adcseq r4, r5, r8, asr #1 │ │ │ │ │ + ldrhteq r4, [r5], r8 │ │ │ │ │ adcseq sl, r0, r8, lsr r1 │ │ │ │ │ adceq r9, sp, r8, ror #28 │ │ │ │ │ adcseq lr, sp, r0, lsl #5 │ │ │ │ │ adcseq lr, sp, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ @@ -2016302,32 +2016074,32 @@ │ │ │ │ │ smlabteq ip, r8, r8, pc @ │ │ │ │ │ adcseq pc, r6, r0, ror #15 │ │ │ │ │ adcseq ip, r0, r8, asr r0 │ │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ │ @ instruction: 0x0114dd98 │ │ │ │ │ umlaleq r2, ip, r8, r0 │ │ │ │ │ adcseq sp, sp, r8, lsl lr │ │ │ │ │ - adcseq r3, r5, r0, lsl #18 │ │ │ │ │ + ldrshteq r3, [r5], r0 │ │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ │ adceq sl, sp, r8, ror #30 │ │ │ │ │ adcseq r1, pc, r8, lsr lr @ │ │ │ │ │ umlalseq r2, pc, r8, sl @ │ │ │ │ │ adcseq sl, r6, r0, lsl #28 │ │ │ │ │ adcseq ip, r1, r8, asr #14 │ │ │ │ │ adcseq r0, r5, r0, ror #15 │ │ │ │ │ umlalseq r7, r0, r8, r2 │ │ │ │ │ - adcseq fp, r6, r8, asr r2 │ │ │ │ │ + adcseq fp, r6, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, pc, r8, lsr #9 │ │ │ │ │ adcseq ip, sp, r8, lsr lr │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ adcseq pc, lr, r8, ror #31 │ │ │ │ │ adcseq fp, r7, r0, lsl #26 │ │ │ │ │ adcseq pc, r4, r0, lsl #15 │ │ │ │ │ - adcseq r3, r5, r0, lsr sl │ │ │ │ │ + adcseq r3, r5, r0, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, r8, r8, lsl r0 │ │ │ │ │ strdeq r5, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r7, r0, asr #4 │ │ │ │ │ adcseq fp, r6, r0, lsl r4 │ │ │ │ │ @@ -2016352,28 +2016124,28 @@ │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ @ instruction: 0x01129fd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r7, lr, r0, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r0, ror fp │ │ │ │ │ + adcseq r3, r5, r0, ror #22 │ │ │ │ │ adcseq r1, r2, r8, ror #24 │ │ │ │ │ strhteq r8, [sp], r8 │ │ │ │ │ @ instruction: 0x011dc8f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r0, r8, lsl #2 │ │ │ │ │ adceq fp, sp, r8, ror #26 │ │ │ │ │ tsteq r8, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq fp, r6, r8, sl │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ - ldrdeq r2, [ip], r8 @ │ │ │ │ │ + adceq r2, ip, r0, lsl #5 │ │ │ │ │ adcseq r2, r1, r0, ror #17 │ │ │ │ │ adcseq r3, r1, r0, lsr #4 │ │ │ │ │ ldrsbteq pc, [r9], r8 @ │ │ │ │ │ @ instruction: 0x010e97b0 │ │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ tsteq ip, r8, asr r8 │ │ │ │ │ @@ -2016390,32 +2016162,32 @@ │ │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ │ ldrshteq sl, [r0], r8 │ │ │ │ │ adcseq lr, r4, r0, lsl r3 │ │ │ │ │ ldrshteq r8, [r0], r0 │ │ │ │ │ tsteq r1, r8, ror #27 │ │ │ │ │ adcseq r7, r0, r8, lsl #28 │ │ │ │ │ ldrdeq sl, [sp], r0 @ │ │ │ │ │ - adceq sl, pc, r8, ror #21 │ │ │ │ │ + strdeq sl, [pc], r8 @ │ │ │ │ │ tsteq ip, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r8, asr #5 │ │ │ │ │ adcseq fp, r6, r8, asr fp │ │ │ │ │ adcseq pc, r1, r8, asr r8 @ │ │ │ │ │ adcseq r2, sl, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq pc, r4, r0, lsr pc @ │ │ │ │ │ + ldrsbteq pc, [r4], r0 @ │ │ │ │ │ ldrdeq lr, [lr], r0 @ │ │ │ │ │ adcseq r5, r1, r0, lsr #29 │ │ │ │ │ ldrsbteq r0, [r5], r8 │ │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r1, ip, r8, asr r3 │ │ │ │ │ + adceq r1, ip, r8, ror #6 │ │ │ │ │ adcseq sp, lr, r0, lsr #19 │ │ │ │ │ adceq r2, lr, r8, lsr fp │ │ │ │ │ - adceq r1, ip, r0, lsr pc │ │ │ │ │ + ldrdeq r1, [ip], r0 @ │ │ │ │ │ tsteq r4, r0, asr #11 │ │ │ │ │ adcseq r1, r2, r8, lsr sl │ │ │ │ │ adceq fp, sp, r0, ror lr │ │ │ │ │ umlaleq ip, sp, r8, r1 │ │ │ │ │ adceq sl, pc, r0, ror #6 │ │ │ │ │ tsteq lr, r8, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016428,25 +2016200,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r8, lsr #24 │ │ │ │ │ adcseq r0, r2, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011e8e90 │ │ │ │ │ adcseq lr, lr, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [lr], r8 │ │ │ │ │ - adcseq r0, r5, r8, lsl pc │ │ │ │ │ + adcseq r0, r5, r8, lsl #30 │ │ │ │ │ adcseq r1, r5, r8, lsl sl │ │ │ │ │ adcseq sl, r6, r8, lsl #30 │ │ │ │ │ adceq r7, sp, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r5, r0, ror r6 │ │ │ │ │ adcseq fp, r6, r0, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #19 │ │ │ │ │ adceq r1, lr, r0, ror #22 │ │ │ │ │ - ldrsbteq r0, [r5], r0 │ │ │ │ │ + ldrshteq r0, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [sp], r8 @ │ │ │ │ │ adceq sl, sp, r0, lsl r0 │ │ │ │ │ smlatbeq ip, r0, r2, r0 │ │ │ │ │ adcseq r9, r0, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016493,15 +2016265,15 @@ │ │ │ │ │ umlalseq r2, r5, r8, r4 │ │ │ │ │ strhteq r6, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [sp], r0 @ │ │ │ │ │ - strdeq fp, [sp], r0 @ │ │ │ │ │ + adceq fp, sp, r8, lsr pc │ │ │ │ │ @ instruction: 0x0111e898 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010fc790 │ │ │ │ │ adcseq r1, r5, r8, asr #6 │ │ │ │ │ smlabteq pc, r8, sp, ip @ │ │ │ │ │ adceq r0, sp, r8, lsr #16 │ │ │ │ │ tsteq r4, r8, lsl #16 │ │ │ │ │ @@ -2016529,25 +2016301,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r9, sp, r0, r0 │ │ │ │ │ strhteq sl, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl ip @ │ │ │ │ │ adceq sl, sp, r0, lsl #26 │ │ │ │ │ adcseq r9, r0, r8, lsl #17 │ │ │ │ │ - ldrshteq r0, [r5], r8 │ │ │ │ │ + ldrsbteq r0, [r5], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, lr, r0, lsl #23 │ │ │ │ │ adcseq r8, r0, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114a590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ - adceq r9, sp, r0, ror #20 │ │ │ │ │ + adceq r9, sp, r0, ror sl │ │ │ │ │ adcseq pc, lr, r0, lsl #5 │ │ │ │ │ adceq r1, ip, r0, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r1, [pc], r0 │ │ │ │ │ adcseq r9, r1, r8, lsl #30 │ │ │ │ │ @ instruction: 0x010ff298 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016562,15 +2016334,15 @@ │ │ │ │ │ adceq r6, sp, r0, lsl r1 │ │ │ │ │ adcseq r4, r5, r8, lsl r2 │ │ │ │ │ umlalseq r2, r5, r8, r9 │ │ │ │ │ adcseq lr, r7, r8, lsr #6 │ │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ │ adceq r9, sp, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r8, asr #17 │ │ │ │ │ + ldrdeq r9, [sp], r8 @ │ │ │ │ │ @ instruction: 0x010e8190 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, lsl r9 │ │ │ │ │ adcseq pc, r4, r0, lsr lr @ │ │ │ │ │ adcseq r0, r5, r8, lsr #26 │ │ │ │ │ adcseq r1, pc, r0, lsl #17 │ │ │ │ │ adcseq r1, r2, r0, lsr #28 │ │ │ │ │ @@ -2016578,15 +2016350,15 @@ │ │ │ │ │ tsteq lr, r8, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r4, r0, asr #25 │ │ │ │ │ adceq r2, lr, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r7, sp, r8, lsl #2 │ │ │ │ │ + adceq r7, sp, r8, lsl r1 │ │ │ │ │ smlatbeq lr, r0, r8, r1 │ │ │ │ │ adceq r0, sp, r8, lsl #22 │ │ │ │ │ @ instruction: 0x011479f0 │ │ │ │ │ tsteq r0, r0, lsl #24 │ │ │ │ │ umlalseq r6, r1, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016609,15 +2016381,15 @@ │ │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ │ smlatteq ip, r8, ip, pc @ │ │ │ │ │ cmpeq r6, r0, lsr r1 │ │ │ │ │ adcseq r2, r5, r8, lsr #2 │ │ │ │ │ adcseq r1, pc, r8, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ │ - ldrshteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, lsl #18 │ │ │ │ │ adcseq r9, r0, r0, ror #28 │ │ │ │ │ adceq sp, sp, r0, lsl #1 │ │ │ │ │ ldrhteq lr, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, lsr lr │ │ │ │ │ adceq sp, sp, r8, lsl #8 │ │ │ │ │ strhteq r9, [sp], r8 │ │ │ │ │ @@ -2016640,19 +2016412,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r5, r0, ror #21 │ │ │ │ │ ldrsbeq r2, [pc, -r0] │ │ │ │ │ umlalseq r4, r5, r8, r5 │ │ │ │ │ adcseq r1, r5, r0, asr #21 │ │ │ │ │ @ instruction: 0x011519f8 │ │ │ │ │ adcseq sl, r0, r8, ror #3 │ │ │ │ │ - adceq ip, sp, r0, ror r1 │ │ │ │ │ + adceq ip, sp, r0, ror #2 │ │ │ │ │ adcseq r0, r2, r8, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ │ - strdeq r0, [sp], r8 @ │ │ │ │ │ + umlaleq r0, sp, r0, lr │ │ │ │ │ adceq r8, sp, r0, asr #13 │ │ │ │ │ adcseq r0, r8, r0, lsr #1 │ │ │ │ │ ldrhteq r9, [r6], r0 │ │ │ │ │ adcseq r1, r2, r8, lsr #11 │ │ │ │ │ tsteq r4, r8, asr r3 │ │ │ │ │ adcseq sp, r7, r8, lsr #5 │ │ │ │ │ adcseq sl, r1, r8, lsr #8 │ │ │ │ │ @@ -2016681,15 +2016453,15 @@ │ │ │ │ │ adcseq r0, r7, r0, lsl r7 │ │ │ │ │ adcseq pc, sp, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, sp, r8, asr #31 │ │ │ │ │ ldrshteq r9, [r1], r8 │ │ │ │ │ - adceq sl, sp, r8, lsr #4 │ │ │ │ │ + adceq sl, sp, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [lr, -r8] │ │ │ │ │ ldrhteq ip, [r6], r0 │ │ │ │ │ adcseq r9, r1, r0, asr fp │ │ │ │ │ adcseq pc, r6, r0, lsr #7 │ │ │ │ │ adceq r7, sp, r0, lsl r9 │ │ │ │ │ adceq r5, sp, r8, lsl #27 │ │ │ │ │ @@ -2016708,32 +2016480,32 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r8, r7, r8 │ │ │ │ │ strhteq r2, [ip], r0 │ │ │ │ │ adceq r9, sp, r0, asr r6 │ │ │ │ │ adcseq r6, r1, r8 │ │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ │ adceq r1, pc, r0, lsl #26 │ │ │ │ │ - ldrshteq r2, [r5], r8 │ │ │ │ │ + adcseq r2, r5, r8, lsl #24 │ │ │ │ │ adcseq fp, r6, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq fp, [r7], r8 │ │ │ │ │ adceq r2, lr, r0, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r1, [ip], r0 │ │ │ │ │ smlatbeq pc, r8, r6, r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r7, r0, ror r4 @ │ │ │ │ │ smlatbeq lr, r0, r7, r6 │ │ │ │ │ - strdeq r2, [lr], r8 @ │ │ │ │ │ + adceq r2, lr, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r8, lsr r1 │ │ │ │ │ adceq r6, sp, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r8, [sp], r0 │ │ │ │ │ - adcseq sl, r0, r8, lsr r5 │ │ │ │ │ + adcseq sl, r0, r8, lsl r5 │ │ │ │ │ adcseq r0, r2, r8, lsr #18 │ │ │ │ │ tsteq pc, r0, ror r6 @ │ │ │ │ │ tsteq r2, r8, lsl #28 │ │ │ │ │ @ instruction: 0x011583f0 │ │ │ │ │ ldrdeq r6, [sp], r0 @ │ │ │ │ │ strdeq fp, [sp], r8 @ │ │ │ │ │ adceq lr, sp, r0, lsl #29 │ │ │ │ │ @@ -2016744,67 +2016516,67 @@ │ │ │ │ │ tsteq r4, r0, lsl r5 │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ adceq sl, sp, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #11 │ │ │ │ │ adcseq r1, r5, r0, asr lr │ │ │ │ │ ldrdeq pc, [lr], r0 @ │ │ │ │ │ - adcseq r5, r2, r0, asr #29 │ │ │ │ │ + adcseq r5, r2, r0, lsr #29 │ │ │ │ │ cmpeq r6, r0, asr #5 │ │ │ │ │ @ instruction: 0x0114d7d0 │ │ │ │ │ smlabteq lr, r8, lr, r6 │ │ │ │ │ adcseq pc, r4, r8, asr r3 @ │ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ - ldrshteq pc, [r4], r0 @ │ │ │ │ │ + adcseq pc, r4, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, sl, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq ip, r8, r5, r7 │ │ │ │ │ - adceq r1, ip, r8, lsr sl │ │ │ │ │ + adceq r1, ip, r8, asr #20 │ │ │ │ │ adcseq r0, r2, r0, lsl r4 │ │ │ │ │ ldrsbteq pc, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r4, r0, lsl #24 │ │ │ │ │ adcseq r3, fp, r8, asr #20 │ │ │ │ │ @ instruction: 0x01141eb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, sl, r0, lsr fp │ │ │ │ │ adcseq r6, r1, r0, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r8, ror r3 │ │ │ │ │ + adcseq r3, r5, r8, ror #6 │ │ │ │ │ ldrshteq r8, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, sp, r8, ror #26 │ │ │ │ │ - adceq r5, sp, r8, ror #6 │ │ │ │ │ + adceq r5, sp, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r7, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r0, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, ror #28 │ │ │ │ │ adcseq pc, sl, r8, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq fp, [r6], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119def0 │ │ │ │ │ - adcseq r2, r5, r0, lsr #5 │ │ │ │ │ + ldrhteq r2, [r5], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr r0 │ │ │ │ │ adceq r1, ip, r0, asr r4 │ │ │ │ │ tsteq r3, r0, lsr #1 │ │ │ │ │ adcseq r0, r2, r0, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r0, r5, ip │ │ │ │ │ @@ -2016821,23 +2016593,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, pc, r0, asr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r8, asr #25 │ │ │ │ │ smlatbeq ip, r0, r7, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r0, ror r1 │ │ │ │ │ - adcseq r9, r1, r0, asr #3 │ │ │ │ │ + ldrshteq r9, [r1], r0 │ │ │ │ │ tsteq lr, r0, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r1, sp, r8, ror r5 │ │ │ │ │ + strhteq r1, [sp], r8 │ │ │ │ │ adcseq r7, r0, r0, lsl r2 │ │ │ │ │ - ldrheq ip, [lr], r8 │ │ │ │ │ + addseq sl, lr, r8, lsl #12 │ │ │ │ │ adcseq fp, r6, r0, ror #6 │ │ │ │ │ adceq sl, sp, r8, asr pc │ │ │ │ │ tsteq lr, r0, lsr #23 │ │ │ │ │ adcseq r0, r2, r8, ror #24 │ │ │ │ │ umlalseq r0, r2, r8, r8 │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016859,30 +2016631,30 @@ │ │ │ │ │ adcseq lr, r4, r0, lsr #12 │ │ │ │ │ adcseq r4, r5, r8, asr r2 │ │ │ │ │ ldrsbteq r1, [ip], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, pc, r0, lsr #18 │ │ │ │ │ adcseq sl, r1, r8, asr #7 │ │ │ │ │ ldrhteq r8, [r1], r0 │ │ │ │ │ - strhteq sp, [sp], r0 │ │ │ │ │ + adceq sp, sp, r8, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r4, r8, asr #12 │ │ │ │ │ ldrsbteq r1, [ip], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011794b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c28f8 │ │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r7, r8, ror #20 │ │ │ │ │ - strhteq sp, [sp], r0 │ │ │ │ │ + adceq sp, sp, r0, lsr #9 │ │ │ │ │ adcseq r1, r2, r0, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, ip, r8, ror #7 │ │ │ │ │ adcseq r0, r5, r0, asr #15 │ │ │ │ │ adcseq sl, r8, r8, asr #6 │ │ │ │ │ qaddeq r3, r0, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2016902,15 +2016674,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr ip @ │ │ │ │ │ adcseq ip, sp, r0, asr #27 │ │ │ │ │ @ instruction: 0x01119fd8 │ │ │ │ │ umlalseq sl, r0, r8, r1 │ │ │ │ │ tsteq r5, r0, lsl #9 │ │ │ │ │ - adcseq r1, r5, r0, rrx │ │ │ │ │ + adcseq r1, r5, r0, asr #32 │ │ │ │ │ adcseq ip, r6, r0, asr #1 │ │ │ │ │ adcseq r4, r5, r8, ror r2 │ │ │ │ │ adcseq sl, r0, r0, lsl #24 │ │ │ │ │ tsteq ip, r0, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, lsr r8 │ │ │ │ │ @@ -2016987,26 +2016759,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, pc, r8, lsr #17 │ │ │ │ │ umlaleq r7, sp, r0, sp │ │ │ │ │ adcseq r2, sp, r0, ror #30 │ │ │ │ │ tsteq r3, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [sp], r0 @ │ │ │ │ │ - adceq r8, sp, r8, lsr r2 │ │ │ │ │ + adceq r8, sp, r8, asr r2 │ │ │ │ │ tsteq r4, r0, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ │ tsteq r1, r0, ror #27 │ │ │ │ │ - adceq r6, sp, r8, lsl #1 │ │ │ │ │ + adceq r6, sp, r8, ror r0 │ │ │ │ │ @ instruction: 0x01112990 │ │ │ │ │ ldrhteq r9, [r0], r0 │ │ │ │ │ tsteq r4, r0, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq fp, r6, r8, ror #25 │ │ │ │ │ + ldrsbteq fp, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #17 │ │ │ │ │ adcseq r7, r7, r0, asr #18 │ │ │ │ │ adcseq r8, r0, r8, lsr #2 │ │ │ │ │ @ instruction: 0x011d7cb0 │ │ │ │ │ adceq sl, sp, r0, asr #7 │ │ │ │ │ adcseq fp, r7, r8, lsl r2 │ │ │ │ │ @@ -2017023,57 +2016795,57 @@ │ │ │ │ │ adceq fp, sp, r8, lsr r8 │ │ │ │ │ adcseq r4, r5, r8, lsl #1 │ │ │ │ │ adcseq sp, r4, r0, asr #4 │ │ │ │ │ cmpeq r3, r0, lsr #23 │ │ │ │ │ adcseq r4, fp, r0, lsr ip │ │ │ │ │ tsteq r4, r0, ror #13 │ │ │ │ │ adcseq lr, ip, r0, lsr #5 │ │ │ │ │ - adceq r5, sp, r8, lsr #25 │ │ │ │ │ + umlaleq r5, sp, r0, ip │ │ │ │ │ ldrsbteq r0, [r7], r0 │ │ │ │ │ adcseq r7, lr, r8, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [r5], r8 │ │ │ │ │ adcseq fp, r6, r0, asr lr │ │ │ │ │ @ instruction: 0x011db8d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r3, r5, r8, r1 │ │ │ │ │ adcseq r3, r5, r0, lsr #15 │ │ │ │ │ tsteq sp, r0, lsl #21 │ │ │ │ │ - adcseq r2, r5, r0, ror #7 │ │ │ │ │ + ldrshteq r2, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sp, r0, asr sp │ │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ │ adcseq lr, ip, r8, lsr r3 │ │ │ │ │ adcseq ip, r6, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r7, r0, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r7, r8, lsl r1 │ │ │ │ │ strdeq r9, [sp], r0 @ │ │ │ │ │ - adceq r8, sp, r8, asr #7 │ │ │ │ │ + strdeq r8, [sp], r0 @ │ │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r0, ror #21 │ │ │ │ │ + strdeq r9, [sp], r0 @ │ │ │ │ │ @ instruction: 0x011f6cb8 │ │ │ │ │ smlatbeq fp, r0, r3, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #6 │ │ │ │ │ ldrsbteq r6, [r1], r8 │ │ │ │ │ ldrshteq r1, [r2], r0 │ │ │ │ │ - adceq sl, sp, r8, lsl #14 │ │ │ │ │ + adceq sl, sp, r8, ror #13 │ │ │ │ │ ldrsbteq r8, [r0], r8 │ │ │ │ │ umlalseq r5, ip, r0, r1 │ │ │ │ │ umlaleq fp, sp, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sp, r8, ror #11 │ │ │ │ │ @@ -2017085,51 +2016857,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r1, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, sp, r8, ror sl │ │ │ │ │ adceq r2, lr, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlaleq sl, sp, r0, r3 │ │ │ │ │ + adceq sl, sp, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r9, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, fp, r8, lsr #17 │ │ │ │ │ @ instruction: 0x01158990 │ │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ │ umlalseq ip, r0, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl r4 │ │ │ │ │ adcseq r9, r6, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r5, r8, lsl r3 │ │ │ │ │ + adcseq r2, r5, r8, lsr r3 │ │ │ │ │ adcseq r9, r8, r0, asr #13 │ │ │ │ │ adceq r2, lr, r8, lsl r8 │ │ │ │ │ tsteq r5, r0, asr #9 │ │ │ │ │ strdeq fp, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, ip, r8, lsr r2 │ │ │ │ │ tsteq r4, r8, asr #30 │ │ │ │ │ - adceq sl, sp, r8, asr #8 │ │ │ │ │ + adceq sl, sp, r8, lsr r4 │ │ │ │ │ adceq r1, sp, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ cmpeq r5, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #23 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ cmpeq r6, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq pc, r4, r0, lsl #28 │ │ │ │ │ + ldrshteq pc, [r4], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r8, asr #19 │ │ │ │ │ tsteq r2, r8, lsr #13 │ │ │ │ │ adcseq r0, ip, r0, asr r0 │ │ │ │ │ strhteq r2, [lr], r0 │ │ │ │ │ @ instruction: 0x010eeab0 │ │ │ │ │ strhteq sl, [sp], r8 │ │ │ │ │ @@ -2017139,15 +2016911,15 @@ │ │ │ │ │ adcseq ip, r1, r0, lsl #26 │ │ │ │ │ ldrdeq fp, [sp], r0 @ │ │ │ │ │ adcseq r1, r2, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r8, asr fp │ │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ │ ldrsbteq r9, [r6], r8 │ │ │ │ │ - adcseq r3, r1, r0, lsl #4 │ │ │ │ │ + ldrshteq r3, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ adceq ip, sp, r0, lsr fp │ │ │ │ │ tsteq fp, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r1, r8, ror #22 │ │ │ │ │ @@ -2017194,15 +2016966,15 @@ │ │ │ │ │ adceq r9, lr, r8, ror #14 │ │ │ │ │ adcseq r3, r5, r0, lsr #24 │ │ │ │ │ adcseq lr, r6, r8, asr r9 │ │ │ │ │ @ instruction: 0x01150db8 │ │ │ │ │ adceq r9, pc, r8, asr #30 │ │ │ │ │ ldrshteq lr, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq fp, r6, r8, lsr #26 │ │ │ │ │ + adcseq fp, r6, r8, lsl sp │ │ │ │ │ adcseq r9, r6, r0, asr #13 │ │ │ │ │ adceq r2, sp, r0, lsl #7 │ │ │ │ │ cmpeq r3, r0, ror #24 │ │ │ │ │ adcseq pc, r4, r0, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ │ adcseq r9, r0, r8, ror #9 │ │ │ │ │ @@ -2017220,17 +2016992,17 @@ │ │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ │ ldrshteq r5, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r1, r0, asr r5 │ │ │ │ │ adcseq lr, ip, r0, lsr #7 │ │ │ │ │ ldrheq r6, [ip, -r8] │ │ │ │ │ adcseq r0, r5, r0, asr #21 │ │ │ │ │ - adceq r1, sp, r0, lsl #2 │ │ │ │ │ + adceq r1, sp, r8, ror #2 │ │ │ │ │ adcseq r9, r0, r0, asr #16 │ │ │ │ │ - adceq r1, lr, r8, asr #21 │ │ │ │ │ + ldrdeq r1, [lr], r8 @ │ │ │ │ │ adcseq r1, r2, r0, ror r5 │ │ │ │ │ adcseq r1, r5, r0, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, sl, r0, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01158790 │ │ │ │ │ cmpeq r6, r0, asr #4 │ │ │ │ │ @@ -2017249,15 +2017021,15 @@ │ │ │ │ │ tsteq r2, r0, asr #28 │ │ │ │ │ adceq r2, lr, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ │ adcseq sl, r8, r0, asr r0 │ │ │ │ │ adcseq sl, r6, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq ip, sp, r8, ror r3 │ │ │ │ │ + adceq ip, sp, r8, ror #6 │ │ │ │ │ adcseq ip, r6, r0, asr #32 │ │ │ │ │ tsteq r4, r8, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq pc, [r7, -r0] @ │ │ │ │ │ @@ -2017269,15 +2017041,15 @@ │ │ │ │ │ adceq r2, ip, r0, ror #5 │ │ │ │ │ @ instruction: 0x01188bb8 │ │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, pc, r0, asr #1 │ │ │ │ │ @ instruction: 0x0116e7f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011cadd8 │ │ │ │ │ + @ instruction: 0x011cd598 │ │ │ │ │ adceq r0, sp, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r0, r9, r1 │ │ │ │ │ ldrsbteq r9, [r1], r0 │ │ │ │ │ adcseq lr, ip, r8, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr #1 │ │ │ │ │ @@ -2017285,15 +2017057,15 @@ │ │ │ │ │ ldrshteq r4, [r5], r0 │ │ │ │ │ adcseq r2, r5, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, ip, r8, lsl #28 │ │ │ │ │ adcseq pc, r6, r8, asr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r0, lsr #17 │ │ │ │ │ + ldrhteq r3, [r5], r0 │ │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ │ umlaleq sp, sp, r0, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010cacb8 │ │ │ │ │ adcseq pc, r9, r8, lsl pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2017317,38 +2017089,38 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r8, lsl r6 │ │ │ │ │ adcseq r6, sl, r8, ror fp │ │ │ │ │ adcseq r5, r2, r8, lsl lr │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011caff8 │ │ │ │ │ + tsteq ip, r8, lsr r6 │ │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ │ adceq r2, pc, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r6, r8, asr #3 │ │ │ │ │ strdeq r1, [ip], r8 @ │ │ │ │ │ adcseq lr, r6, r0, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r0, r9, lr @ │ │ │ │ │ adceq r5, sp, r8, ror #29 │ │ │ │ │ strhteq fp, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, sp, r0, lsr #27 │ │ │ │ │ - ldrshteq r1, [r5], r8 │ │ │ │ │ + adcseq r1, r5, r8, ror #19 │ │ │ │ │ adcseq sl, r0, r8, ror #17 │ │ │ │ │ adcseq r5, r1, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r1, r0, lsl #22 │ │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ │ - adcseq r0, r2, r0, asr sp │ │ │ │ │ + adcseq r0, r2, r0, ror #26 │ │ │ │ │ adcseq ip, r1, r8, asr #26 │ │ │ │ │ tsteq r5, r0, lsr #21 │ │ │ │ │ - adceq fp, sp, r8, asr r9 │ │ │ │ │ + adceq fp, sp, r8, ror #18 │ │ │ │ │ adceq sl, r7, r0, asr #28 │ │ │ │ │ adcseq r7, r0, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, lsl r8 │ │ │ │ │ @@ -2017363,40 +2017135,40 @@ │ │ │ │ │ @ instruction: 0x0112f9b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r8, r0, lsl #13 │ │ │ │ │ tsteq r5, r0, lsr sl │ │ │ │ │ umlalseq r1, pc, r8, sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r9, r0, lsl #1 │ │ │ │ │ - adcseq r3, r5, r8, lsr r2 │ │ │ │ │ + adcseq r3, r5, r8, asr #4 │ │ │ │ │ adceq r3, r8, r0, asr #9 │ │ │ │ │ umlalseq r3, r5, r8, r0 │ │ │ │ │ @ instruction: 0x011085b0 │ │ │ │ │ adceq r0, sp, r8, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #9 │ │ │ │ │ adceq r2, lr, r0, lsl #9 │ │ │ │ │ tsteq r5, r8, lsl r2 │ │ │ │ │ - adcseq r4, r5, r8, lsl #7 │ │ │ │ │ + adcseq r4, r5, r8, ror r3 │ │ │ │ │ adcseq sl, r6, r0, asr pc │ │ │ │ │ adcseq r0, r2, r0, lsr #18 │ │ │ │ │ adcseq r1, r2, r0, asr r4 │ │ │ │ │ @ instruction: 0x0114a4f0 │ │ │ │ │ umlalseq sl, r6, r0, pc @ │ │ │ │ │ adceq r1, sp, r8, lsr #7 │ │ │ │ │ ldrsbeq r8, [r6, #-176] @ 0xffffff50 │ │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ │ - adcseq r1, r5, r0, lsl r4 │ │ │ │ │ + adcseq r1, r5, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r0 │ │ │ │ │ ldrshteq sp, [sp], r8 │ │ │ │ │ - adceq sl, sp, r0, lsl r6 │ │ │ │ │ + adceq sl, sp, r0, lsl #12 │ │ │ │ │ adcseq r1, r7, r8, lsl #5 │ │ │ │ │ - umlaleq ip, sp, r0, sp │ │ │ │ │ + adceq ip, sp, r0, lsl #27 │ │ │ │ │ adcseq r0, r5, r0, lsr #5 │ │ │ │ │ ldrsbteq r1, [r5], r0 │ │ │ │ │ @ instruction: 0x011c2898 │ │ │ │ │ adcseq r4, r9, r8, ror #5 │ │ │ │ │ adcseq pc, r1, r8, ror #28 │ │ │ │ │ adceq r5, sp, r8, asr r5 │ │ │ │ │ ldrsbteq r1, [fp], r0 │ │ │ │ │ @@ -2017416,55 +2017188,55 @@ │ │ │ │ │ adcseq r0, r2, r8, ror #17 │ │ │ │ │ umlalseq pc, r4, r0, lr @ │ │ │ │ │ adcseq r7, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r6, r8, ror lr │ │ │ │ │ tsteq r4, r0, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r4, [r5], r0 │ │ │ │ │ + adcseq r4, r5, r0, ror #19 │ │ │ │ │ tsteq ip, r0, ror #8 │ │ │ │ │ smlabbeq lr, r8, r9, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r9, r0, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ tsteq r0, r0, asr #29 │ │ │ │ │ adceq r5, sp, r0, lsr #23 │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ adcseq r2, r5, r8, asr #18 │ │ │ │ │ adceq fp, sp, r8, lsl r3 │ │ │ │ │ - adceq sp, sp, r8, asr #16 │ │ │ │ │ - strhteq sl, [sp], r0 │ │ │ │ │ + adceq sp, sp, r0, lsr r8 │ │ │ │ │ + adceq sl, sp, r0, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ tsteq sp, r0, asr #18 │ │ │ │ │ umlaleq r1, ip, r8, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #3 │ │ │ │ │ strhteq r0, [sp], r0 │ │ │ │ │ @ instruction: 0x0114d598 │ │ │ │ │ umlalseq pc, r4, r8, r5 @ │ │ │ │ │ adceq fp, sp, r8, ror #19 │ │ │ │ │ smlatteq sp, r8, r0, r0 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ │ - adceq r3, r1, r8, lsr #18 │ │ │ │ │ - adcseq pc, r1, r0, lsl #29 │ │ │ │ │ + adceq r3, r1, r8, lsl #23 │ │ │ │ │ + adcseq pc, r1, r0, ror lr @ │ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ │ tsteq r1, r0, ror r5 │ │ │ │ │ adceq r5, sp, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #21 │ │ │ │ │ adceq r2, ip, r8, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r8, r8, lsr r1 │ │ │ │ │ - adcseq lr, r4, r0, lsr #1 │ │ │ │ │ - adcseq sp, r4, r8, lsl #30 │ │ │ │ │ + umlalseq lr, r4, r0, r0 │ │ │ │ │ + adcseq sp, r4, r8, lsl pc │ │ │ │ │ adceq fp, sp, r8, asr #19 │ │ │ │ │ adcseq sl, r1, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r7, r0, lsr #18 │ │ │ │ │ adceq r8, lr, r0, lsr #25 │ │ │ │ │ adcseq fp, sp, r8, lsl pc │ │ │ │ │ ldrshteq r3, [r7], r0 │ │ │ │ │ @@ -2017498,28 +2017270,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r8, ror #17 │ │ │ │ │ @ instruction: 0x011057b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, ror #19 │ │ │ │ │ @ instruction: 0x01188a98 │ │ │ │ │ tsteq r4, r8, ror #13 │ │ │ │ │ - adceq sp, sp, r8, asr #15 │ │ │ │ │ + strhteq sp, [sp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r5, r0, lsl fp │ │ │ │ │ adcseq r0, sl, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, r4, r8, ror #31 │ │ │ │ │ ldrsbteq r0, [r2], r8 │ │ │ │ │ adceq r2, lr, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, r5, r0, lsr #20 │ │ │ │ │ + adcseq r4, r5, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, ip, r0, asr lr │ │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ │ tsteq pc, r0, asr #28 │ │ │ │ │ adcseq r6, r1, r8, lsr #32 │ │ │ │ │ ldrsbteq pc, [r6], r0 @ │ │ │ │ │ @@ -2017551,20 +2017323,20 @@ │ │ │ │ │ adcseq lr, r6, r0, lsl ip │ │ │ │ │ adcseq r2, r5, r0, lsr lr │ │ │ │ │ adcseq sp, r1, r8, asr #23 │ │ │ │ │ adceq r1, lr, r8, lsr #14 │ │ │ │ │ adceq fp, sp, r8, lsr r0 │ │ │ │ │ adcseq fp, r6, r0, asr r3 │ │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ │ - umlalseq fp, r6, r8, ip │ │ │ │ │ + adcseq fp, r6, r8, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [ip, -r0] │ │ │ │ │ adcseq r2, r5, r0, asr sp │ │ │ │ │ - adcseq r5, r2, r0, lsl #30 │ │ │ │ │ + adcseq r5, r2, r0, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq sl, pc, r8, sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r7, r8, lsr #25 │ │ │ │ │ tsteq ip, r8, ror r7 │ │ │ │ │ adcseq r9, r1, r0, lsr #12 │ │ │ │ │ @@ -2017595,20 +2017367,20 @@ │ │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ │ adcseq sl, r1, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114e6b0 │ │ │ │ │ ldrshteq sl, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r0, lsl pc │ │ │ │ │ - adcseq r8, r1, r0, lsl #25 │ │ │ │ │ + adcseq r8, r1, r0, ror ip │ │ │ │ │ adcseq ip, r6, r0, ror #10 │ │ │ │ │ adcseq r1, r5, r0, ror #30 │ │ │ │ │ ldrhteq r0, [r7], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r0, lsl #23 │ │ │ │ │ + umlaleq r9, sp, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, sp, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl r9 @ │ │ │ │ │ adcseq r0, r5, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r6, [r1], r8 │ │ │ │ │ @@ -2017617,15 +2017389,15 @@ │ │ │ │ │ adcseq r2, fp, r0, lsl #19 │ │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ │ adcseq r0, r5, r0, lsr #16 │ │ │ │ │ adceq r8, sp, r8, asr #16 │ │ │ │ │ @ instruction: 0x011a86f0 │ │ │ │ │ adceq r1, ip, r0, asr r1 │ │ │ │ │ adcseq r1, pc, r0, lsl lr @ │ │ │ │ │ - adceq r1, r4, r8, lsl #1 │ │ │ │ │ + strdeq r6, [r4], r8 @ │ │ │ │ │ ldrhteq sp, [r4], r0 │ │ │ │ │ adcseq r2, r5, r0, asr #28 │ │ │ │ │ adcseq r3, r1, r0, asr ip │ │ │ │ │ adceq r0, sp, r0, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq lr, sp, r0, asr #26 │ │ │ │ │ strhteq r1, [lr], r8 │ │ │ │ │ @@ -2017673,15 +2017445,15 @@ │ │ │ │ │ adcseq r9, r1, r0, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [r4], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, ip, r8, ror #3 │ │ │ │ │ adceq r1, ip, r0, ror r3 │ │ │ │ │ ldrdeq r6, [sp], r0 @ │ │ │ │ │ - ldrsbteq pc, [r4], r0 @ │ │ │ │ │ + adcseq pc, r4, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r0, lsl #29 │ │ │ │ │ umlalseq lr, ip, r0, r3 │ │ │ │ │ ldrshteq lr, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, sp, r8, lsr #10 │ │ │ │ │ @ instruction: 0x0114d790 │ │ │ │ │ @@ -2017702,21 +2017474,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r1, r8, ror #1 │ │ │ │ │ adcseq r2, r1, r0, asr #16 │ │ │ │ │ tsteq pc, r0, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, lr, r8, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sl, pc, r8, lsl #21 │ │ │ │ │ + adceq sl, pc, r8, ror sl @ │ │ │ │ │ tsteq r4, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [sp], r0 @ │ │ │ │ │ tsteq r5, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r0, lsl pc │ │ │ │ │ + adceq r9, sp, r0, lsl #30 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r6, r0, asr r2 @ │ │ │ │ │ cmpeq r6, r0, lsr #18 │ │ │ │ │ ldrdeq sl, [lr, -r0] │ │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ │ adcseq r9, r1, r0, asr #12 │ │ │ │ │ @@ -2017749,24 +2017521,24 @@ │ │ │ │ │ @ instruction: 0x0114a4d0 │ │ │ │ │ tsteq sp, r0, lsl #15 │ │ │ │ │ @ instruction: 0x011d4db0 │ │ │ │ │ adcseq fp, r6, r8, lsl #17 │ │ │ │ │ ldrshteq r7, [r0], r0 │ │ │ │ │ adcseq r1, r7, r0, ror #4 │ │ │ │ │ tsteq ip, r8, asr r6 │ │ │ │ │ - adcseq r8, r0, r0, ror #7 │ │ │ │ │ + ldrshteq r8, [r0], r0 │ │ │ │ │ strdeq ip, [pc, -r8] │ │ │ │ │ ldrshteq r8, [lr], r0 │ │ │ │ │ adceq r0, pc, r0, lsr #27 │ │ │ │ │ adceq r7, sp, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [sp], r8 @ │ │ │ │ │ - ldrdeq sl, [sp], r0 @ │ │ │ │ │ + adceq sl, sp, r0, ror #27 │ │ │ │ │ tsteq r5, r0, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011477f8 │ │ │ │ │ ldrshteq sl, [fp], r0 │ │ │ │ │ adcseq r7, r7, r8, asr #16 │ │ │ │ │ adcseq r1, r5, r8, lsr r2 │ │ │ │ │ tsteq r2, r0, rrx │ │ │ │ │ @@ -2017797,30 +2017569,30 @@ │ │ │ │ │ adcseq r7, r0, r8, lsl #23 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ adceq r1, lr, r0, lsl r9 │ │ │ │ │ adcseq r9, r1, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq sp, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r2, lr, r0, lsl #19 │ │ │ │ │ + adceq r2, lr, r0, ror #18 │ │ │ │ │ adcseq sp, fp, r8, lsr r4 │ │ │ │ │ ldrsbteq sp, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, lr, r8, rrx │ │ │ │ │ adceq fp, sp, r8, ror r6 │ │ │ │ │ adcseq sl, r1, r8, lsr r3 │ │ │ │ │ adcseq r0, r5, r0, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [pc], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq pc, r4, r0, ror sp @ │ │ │ │ │ + adcseq pc, r4, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, sp, r8, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq pc, [r1], r8 @ │ │ │ │ │ ldrsbteq r7, [r0], r0 │ │ │ │ │ umlalseq r3, r5, r8, r5 │ │ │ │ │ @@ -2017863,39 +2017635,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r1, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ - ldrdeq fp, [sp], r0 @ │ │ │ │ │ + strhteq fp, [sp], r0 │ │ │ │ │ ldrdeq r6, [lr, -r8] │ │ │ │ │ adceq r2, lr, r0, lsl #2 │ │ │ │ │ ldrhteq r2, [fp], r8 │ │ │ │ │ adcseq r4, r5, r8, lsr r4 │ │ │ │ │ umlalseq r0, pc, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r0, asr #23 │ │ │ │ │ adcseq r1, pc, r8, asr lr @ │ │ │ │ │ - adceq r2, ip, r0, asr #2 │ │ │ │ │ + adceq r2, ip, r0, ror r1 │ │ │ │ │ strdeq r2, [ip, -r0] │ │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ │ adcseq ip, r7, r8, lsr #18 │ │ │ │ │ adceq r9, lr, r8, lsl #14 │ │ │ │ │ adcseq r9, r1, r8, ror #29 │ │ │ │ │ adceq lr, sp, r0, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [sp], r0 @ │ │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ │ umlalseq sp, r4, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r5, r8, asr #10 │ │ │ │ │ + adcseq r2, r5, r8, lsr r5 │ │ │ │ │ tsteq r7, r8, asr r0 │ │ │ │ │ @ instruction: 0x011e09b0 │ │ │ │ │ adcseq r3, pc, r8, ror r7 @ │ │ │ │ │ adceq sl, sp, r8, ror #3 │ │ │ │ │ adceq r1, ip, r8, ror r2 │ │ │ │ │ adcseq ip, r1, r0, lsr ip │ │ │ │ │ adcseq r1, r5, r0, asr r7 │ │ │ │ │ @@ -2017911,41 +2017683,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r8, lsr #30 │ │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ │ @ instruction: 0x011e2798 │ │ │ │ │ adcseq r9, r0, r8, lsr #17 │ │ │ │ │ tsteq fp, r8, ror pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r5, sp, r8, lsl pc │ │ │ │ │ + adceq r5, sp, r0, asr pc │ │ │ │ │ strhteq sl, [pc], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r5, r0, lsr #9 │ │ │ │ │ + umlalseq r1, r5, r0, r4 │ │ │ │ │ adcseq r7, fp, r8, ror #26 │ │ │ │ │ adcseq r8, r0, r0, lsl ip │ │ │ │ │ - adceq r9, sp, r0, lsr #11 │ │ │ │ │ + adceq r9, sp, r8, lsr r5 │ │ │ │ │ adceq r1, lr, r8, lsr #19 │ │ │ │ │ adcseq sp, r6, r8, lsr r5 │ │ │ │ │ adceq sp, sp, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r5, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlalseq r3, r5, r0, pc @ │ │ │ │ │ + adcseq r3, r5, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, lsl #11 │ │ │ │ │ - adceq fp, sp, r0, lsl #28 │ │ │ │ │ + adceq fp, sp, r8, ror #27 │ │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ │ tsteq r4, r0, ror #8 │ │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ │ tsteq r1, r8, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, sp, r8, ror #2 │ │ │ │ │ tsteq r5, r8, asr fp │ │ │ │ │ @@ -2017998,15 +2017770,15 @@ │ │ │ │ │ adcseq r5, r8, r8, ror #20 │ │ │ │ │ adcseq sp, r8, r8, lsr #31 │ │ │ │ │ tsteq sp, r0, asr ip │ │ │ │ │ adceq r5, sp, r0, lsl #15 │ │ │ │ │ ldrhteq sp, [r8], r0 │ │ │ │ │ adcseq r5, r1, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r7, sp, r0, asr #22 │ │ │ │ │ + adceq r7, sp, r8, lsl #23 │ │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ │ ldrshteq lr, [sp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r5, [r1], r0 │ │ │ │ │ ldrhteq r2, [r9], r0 │ │ │ │ │ adcseq pc, r6, r8, lsl #30 │ │ │ │ │ ldrshteq lr, [r9], r0 │ │ │ │ │ @@ -2018023,55 +2017795,55 @@ │ │ │ │ │ adcseq r9, r0, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #9 │ │ │ │ │ ldrhteq sp, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, r0, r0, pc @ │ │ │ │ │ adcseq sl, r6, r8, ror #29 │ │ │ │ │ - adceq sl, sp, r0, asr #27 │ │ │ │ │ + strhteq sl, [sp], r0 │ │ │ │ │ ldrshteq pc, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [sl], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, r0, r0, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq pc, r1, r8, lsr #26 │ │ │ │ │ + adcseq pc, r1, r0, ror #28 │ │ │ │ │ adcseq pc, sp, r8, lsr r1 @ │ │ │ │ │ - adcseq r7, r0, r8, ror #31 │ │ │ │ │ + ldrshteq r7, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r0, r8, asr #29 │ │ │ │ │ adcseq r3, r5, r8, asr #3 │ │ │ │ │ - strhteq r2, [ip], r8 │ │ │ │ │ + ldrdeq r2, [ip], r0 @ │ │ │ │ │ adcseq r9, r6, r0, lsl r4 │ │ │ │ │ ldrsbteq r5, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r3, [r5], r8 │ │ │ │ │ + adcseq r3, r5, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r0, r2, r8, r9 │ │ │ │ │ adceq r1, lr, r0, lsr #18 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sl, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, lr, r0, ror #11 │ │ │ │ │ tsteq r7, r8, lsl #4 │ │ │ │ │ - adcseq r4, r5, r0, asr #21 │ │ │ │ │ + ldrhteq r4, [r5], r0 │ │ │ │ │ adcseq r2, r5, r8, lsr r4 │ │ │ │ │ - adcseq r4, r5, r0, asr #12 │ │ │ │ │ + adcseq r4, r5, r0, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #10 │ │ │ │ │ - adceq fp, sp, r0, asr #21 │ │ │ │ │ + adceq fp, sp, r0, ror #21 │ │ │ │ │ adceq fp, sp, r0, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [r4], r8 │ │ │ │ │ adceq sl, sp, r0, asr #28 │ │ │ │ │ adceq ip, sp, r8, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r8, asr r6 │ │ │ │ │ @@ -2018082,15 +2017854,15 @@ │ │ │ │ │ adcseq r1, r7, r8, lsl r3 │ │ │ │ │ ldrshteq sp, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ smlabteq lr, r8, r3, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010fb4b8 │ │ │ │ │ - adceq ip, sp, r0, asr r3 │ │ │ │ │ + adceq ip, sp, r0, lsl #6 │ │ │ │ │ adcseq r9, r0, r8, lsr #13 │ │ │ │ │ adcseq ip, r6, r0, lsl r1 │ │ │ │ │ ldrhteq r9, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011499f8 │ │ │ │ │ @@ -2018133,94 +2017905,94 @@ │ │ │ │ │ adcseq pc, r4, r0, lsr #28 │ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r8, asr #27 │ │ │ │ │ adcseq r1, r7, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, r5, r8, lsr #2 │ │ │ │ │ + ldrshteq r4, [r5], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r7, r8, ror #3 │ │ │ │ │ adcseq pc, r1, r8, ror r2 @ │ │ │ │ │ adcseq sl, r0, r0, ror #23 │ │ │ │ │ cmpeq r6, r0, lsl #12 │ │ │ │ │ ldrsbteq r3, [pc], r0 │ │ │ │ │ tsteq r0, r0, ror r9 │ │ │ │ │ adceq sp, sp, r8, lsl #13 │ │ │ │ │ - adceq r9, sp, r0, lsr #30 │ │ │ │ │ + adceq r9, sp, r0, lsr pc │ │ │ │ │ adcseq r0, r9, r0, asr #15 │ │ │ │ │ - adceq sl, sp, r0, lsr #28 │ │ │ │ │ + adceq sl, sp, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r0, asr #14 │ │ │ │ │ umlalseq r8, r0, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ - adceq r0, sp, r0, lsl #14 │ │ │ │ │ + strdeq r0, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sp, r0, lsl #27 │ │ │ │ │ adcseq sp, r7, r8, ror #10 │ │ │ │ │ adceq sl, pc, r0, lsl #20 │ │ │ │ │ adceq sp, sp, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112fc98 │ │ │ │ │ ldrshteq r1, [r2], r8 │ │ │ │ │ adcseq r0, r2, r0, lsr #8 │ │ │ │ │ ldrsbteq r5, [ip], r8 │ │ │ │ │ - adcseq r1, r5, r8, lsr #20 │ │ │ │ │ + adcseq r1, r5, r0, lsl #21 │ │ │ │ │ ldrshteq r9, [r1], r8 │ │ │ │ │ ldrsbteq fp, [r6], r0 │ │ │ │ │ adcseq r7, ip, r8, asr r7 │ │ │ │ │ adcseq sl, fp, r0, lsl #22 │ │ │ │ │ adcseq pc, r1, r8, lsl #29 │ │ │ │ │ ldrsbteq fp, [sp], r8 │ │ │ │ │ adceq fp, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01122c90 │ │ │ │ │ @ instruction: 0x010d9890 │ │ │ │ │ @ instruction: 0x01151590 │ │ │ │ │ adcseq lr, r1, r0, asr #32 │ │ │ │ │ adceq r5, sp, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r1, ip, r8, ror #8 │ │ │ │ │ + adceq r1, ip, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsr fp │ │ │ │ │ - strhteq r7, [sp], r0 │ │ │ │ │ + ldrdeq r7, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, sp, r0, ror #30 │ │ │ │ │ umlalseq r0, r2, r8, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r0, lsl #20 │ │ │ │ │ + adcseq r3, r5, r0, lsl sl │ │ │ │ │ adcseq r5, r7, r0, asr #8 │ │ │ │ │ @ instruction: 0x0114d8b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr pc │ │ │ │ │ umlalseq r3, r5, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror r5 │ │ │ │ │ - strhteq fp, [sp], r0 │ │ │ │ │ + ldrdeq fp, [sp], r0 @ │ │ │ │ │ umlalseq r0, r5, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ adceq sl, sp, r8, asr #3 │ │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, rrx │ │ │ │ │ ldrsbeq r1, [r4, #-16] │ │ │ │ │ umlaleq r1, ip, r8, r2 │ │ │ │ │ - adcseq fp, r6, r8, asr #20 │ │ │ │ │ + adcseq fp, r6, r8, asr sl │ │ │ │ │ tsteq sp, r0, lsl r9 @ │ │ │ │ │ umlalseq r5, r7, r0, r1 │ │ │ │ │ adcseq r1, sl, r0, lsl #11 │ │ │ │ │ adceq r5, sp, r8, ror #12 │ │ │ │ │ adcseq lr, lr, r8, lsl #19 │ │ │ │ │ adcseq sl, r6, r8, lsr #31 │ │ │ │ │ adcseq lr, lr, r8, lsl sl │ │ │ │ │ @@ -2018237,15 +2018009,15 @@ │ │ │ │ │ adcseq fp, r6, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r2], r0 │ │ │ │ │ tsteq r2, r0, lsr #9 @ │ │ │ │ │ tsteq r7, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, ror #2 │ │ │ │ │ - strhteq sl, [pc], r0 │ │ │ │ │ + adceq sl, pc, r8, asr #7 │ │ │ │ │ adcseq r6, sp, r8, lsr #3 │ │ │ │ │ adceq r0, sp, r8, lsl fp │ │ │ │ │ adcseq lr, sp, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ │ ldrshteq r7, [sp], r0 │ │ │ │ │ adcseq lr, r1, r8, lsr #23 │ │ │ │ │ @@ -2018256,15 +2018028,15 @@ │ │ │ │ │ ldrshteq r0, [r5], r0 │ │ │ │ │ ldrdeq lr, [fp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, lr, r0, asr #16 │ │ │ │ │ umlalseq r8, ip, r8, r3 │ │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ │ adceq r7, sp, r0, ror #26 │ │ │ │ │ - adceq ip, sp, r0, ror #20 │ │ │ │ │ + adceq ip, sp, r0, asr sl │ │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #12 │ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [sp], r0 @ │ │ │ │ │ adcseq r2, r1, r0, ror r9 │ │ │ │ │ @@ -2018272,15 +2018044,15 @@ │ │ │ │ │ adcseq sl, r7, r0, lsl #26 │ │ │ │ │ strhteq r2, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r0, ror #8 │ │ │ │ │ tsteq ip, r8, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr r7 │ │ │ │ │ - adcseq r9, r0, r0, ror #30 │ │ │ │ │ + adcseq r9, r0, r0, asr pc │ │ │ │ │ @ instruction: 0x011e4a90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01179698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114d1b8 │ │ │ │ │ strhteq r5, [sp], r0 │ │ │ │ │ tsteq r5, r8, asr r7 │ │ │ │ │ @@ -2018320,15 +2018092,15 @@ │ │ │ │ │ adcseq r2, r5, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116eab0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr pc @ │ │ │ │ │ adcseq lr, sp, r0, lsr #31 │ │ │ │ │ adcseq pc, sp, r0, lsl r1 @ │ │ │ │ │ - adcseq r0, r5, r0, ror r9 │ │ │ │ │ + adcseq r0, r5, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, sl, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r1, r8, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2018342,54 +2018114,54 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011ba7f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r7, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r8, r1, r7 │ │ │ │ │ - adceq r9, sp, r0, lsr #5 │ │ │ │ │ + adceq r9, sp, r0, ror #5 │ │ │ │ │ adcseq r5, r2, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r8, ror r1 │ │ │ │ │ strhteq r2, [pc], r8 │ │ │ │ │ - adcseq r9, r1, r0, lsl sl │ │ │ │ │ + adcseq r9, r1, r0, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq ip, r6, r0, r5 │ │ │ │ │ - umlalseq sp, r4, r0, sl │ │ │ │ │ + adcseq sp, r4, r8, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, pc, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sp, sl, r0, sl │ │ │ │ │ adcseq lr, r6, r8, lsr #4 │ │ │ │ │ adcseq fp, r6, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r8, [r1], r0 │ │ │ │ │ adcseq fp, sp, r8, lsr #1 │ │ │ │ │ - adceq r8, sp, r0, lsl #8 │ │ │ │ │ + strhteq r8, [sp], r8 │ │ │ │ │ adcseq r2, r1, r0, lsl #31 │ │ │ │ │ ldrsbteq sl, [r0], r8 │ │ │ │ │ adcseq r1, r7, r0, ror #12 │ │ │ │ │ adceq sp, sp, r0, asr #6 │ │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ │ adceq sl, pc, r0, ror r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r0, lsr #28 │ │ │ │ │ tsteq ip, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r7, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ │ - adcseq sp, r4, r8, asr #20 │ │ │ │ │ + adcseq sp, r4, r8, lsr #20 │ │ │ │ │ adcseq r2, r5, r8, lsl lr │ │ │ │ │ ldrsbteq ip, [sp], r0 │ │ │ │ │ ldrhteq r8, [sp], r0 │ │ │ │ │ - adcseq fp, r6, r8, lsr #25 │ │ │ │ │ + umlalseq fp, r6, r8, ip │ │ │ │ │ ldrshteq r0, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r0, r4, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, ip, r0, lsr #19 │ │ │ │ │ @@ -2018405,23 +2018177,23 @@ │ │ │ │ │ tsteq pc, r0, asr sl @ │ │ │ │ │ cmpeq r4, r8, lsr #24 │ │ │ │ │ tsteq r5, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, ip, r8, asr r0 │ │ │ │ │ tsteq r4, r0, ror #9 │ │ │ │ │ - adcseq fp, r6, r8, ror r7 │ │ │ │ │ + adcseq fp, r6, r0, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r5, sp, r8, asr sp │ │ │ │ │ + adceq r5, sp, r8, asr #27 │ │ │ │ │ adcseq pc, r1, r8, asr #32 │ │ │ │ │ - adceq fp, sp, r8, ror pc │ │ │ │ │ + adceq fp, sp, r8, asr pc │ │ │ │ │ ldrsbteq r1, [r5], r0 │ │ │ │ │ - adcseq lr, r4, r0, rrx │ │ │ │ │ + adcseq lr, r4, r0, ror r0 │ │ │ │ │ tsteq fp, r8, lsr #31 │ │ │ │ │ tsteq r4, r0, lsr r5 │ │ │ │ │ adceq fp, sp, r8, ror #8 │ │ │ │ │ adcseq lr, r4, r8, lsl #13 │ │ │ │ │ adcseq sp, r4, r0, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2018568,29 +2018340,29 @@ │ │ │ │ │ adcseq r4, r5, r0, asr #19 │ │ │ │ │ adcseq r1, r5, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr pc │ │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ │ tsteq r8, r0, lsr #28 │ │ │ │ │ - umlalseq r0, r5, r8, pc @ │ │ │ │ │ - adcseq r1, r5, r0, ror #3 │ │ │ │ │ + adcseq r0, r5, r8, lsl #31 │ │ │ │ │ + ldrshteq r1, [r5], r8 │ │ │ │ │ adceq r9, lr, r0, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq fp, [r6], r0 │ │ │ │ │ adcseq lr, r4, r0, lsr #6 │ │ │ │ │ adcseq lr, fp, r8, lsl r2 │ │ │ │ │ adcseq pc, r1, r8, lsr #29 │ │ │ │ │ adcseq r0, r5, r8, lsl lr │ │ │ │ │ adcseq r2, r5, r8, lsl #28 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ adcseq sp, fp, r8, lsl #8 │ │ │ │ │ adcseq r5, lr, r8, lsr #13 │ │ │ │ │ adcseq ip, r1, r0, asr r7 │ │ │ │ │ - ldrhteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, asr #19 │ │ │ │ │ ldrhteq r1, [r2], r8 │ │ │ │ │ tsteq r4, r0, lsl #15 │ │ │ │ │ ldrsbteq r3, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, asr pc │ │ │ │ │ @ instruction: 0x010c97b8 │ │ │ │ │ @@ -2018612,19 +2018384,19 @@ │ │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r0, ror #30 @ │ │ │ │ │ adceq r1, ip, r8, lsl #7 │ │ │ │ │ adcseq r9, r1, r0, ror #12 │ │ │ │ │ cmpeq r3, r0, asr #26 │ │ │ │ │ adcseq fp, r6, r8, asr #12 │ │ │ │ │ - adcseq r0, r2, r0, asr #26 │ │ │ │ │ + adcseq r0, r2, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r8, lsl r4 │ │ │ │ │ - adceq r7, sp, r0, lsr #5 │ │ │ │ │ - adceq ip, sp, r0, lsl #8 │ │ │ │ │ + umlaleq r7, sp, r0, r2 │ │ │ │ │ + adceq ip, sp, r0, ror #7 │ │ │ │ │ strhteq sl, [sp], r0 │ │ │ │ │ tsteq r5, r0, lsr #13 │ │ │ │ │ adcseq r1, r5, r8, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsr #24 │ │ │ │ │ adceq r8, sp, r0, ror fp │ │ │ │ │ adcseq r3, r1, r0, asr r6 │ │ │ │ │ @@ -2018632,15 +2018404,15 @@ │ │ │ │ │ adcseq r7, r0, r8, ror #6 │ │ │ │ │ adceq r2, lr, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, sp, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #25 │ │ │ │ │ - ldrhteq r2, [r5], r8 │ │ │ │ │ + adcseq r2, r5, r8, asr #1 │ │ │ │ │ smlabbeq ip, r8, pc, r7 @ │ │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ │ ldrshteq lr, [fp], r0 │ │ │ │ │ @ instruction: 0x011511f0 │ │ │ │ │ tsteq r2, r0, lsl #6 │ │ │ │ │ adcseq r5, r2, r0, ror fp │ │ │ │ │ ldrshteq ip, [r7], r8 │ │ │ │ │ @@ -2018664,15 +2018436,15 @@ │ │ │ │ │ adceq sl, pc, r0, lsr #4 │ │ │ │ │ adcseq r1, r5, r0, ror #31 │ │ │ │ │ adcseq r4, r5, r8, lsr #5 │ │ │ │ │ umlalseq ip, r6, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r7, sp, r8, lsl #19 │ │ │ │ │ - adcseq r1, r5, r0, lsr fp │ │ │ │ │ + adcseq r1, r5, r0, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r1, r0, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r0, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r8, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2018693,19 +2018465,19 @@ │ │ │ │ │ ldrshteq r9, [r6], r0 │ │ │ │ │ adceq r5, sp, r0, lsr #19 │ │ │ │ │ adcseq r1, pc, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #23 │ │ │ │ │ - adcseq r2, r5, r8, asr fp │ │ │ │ │ + adcseq r2, r5, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r0, pc, r8, lr @ │ │ │ │ │ ldrhteq ip, [r6], r0 │ │ │ │ │ - adceq fp, sp, r0, ror #1 │ │ │ │ │ + adceq fp, sp, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r1, r8, asr sl │ │ │ │ │ adceq r8, sp, r0, ror #30 │ │ │ │ │ adceq ip, sp, r0, lsl r7 │ │ │ │ │ adceq r9, sp, r8, ror r7 │ │ │ │ │ @ instruction: 0x011553f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2018714,47 +2018486,47 @@ │ │ │ │ │ adceq ip, sp, r0, ror #13 │ │ │ │ │ ldrhteq r8, [fp], r8 │ │ │ │ │ ldrsbteq sp, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, lr, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq ip, r0, r0, lsl #2 │ │ │ │ │ - adceq r9, sp, r8, lsr r5 │ │ │ │ │ - adceq ip, sp, r0, lsl #6 │ │ │ │ │ + adcseq ip, r0, r0, lsl r1 │ │ │ │ │ + adceq r9, sp, r0, lsr #11 │ │ │ │ │ + adceq ip, sp, r0, asr r3 │ │ │ │ │ adcseq r6, r7, r8, lsr #11 │ │ │ │ │ adcseq r2, r5, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r1, r0, lsl #10 │ │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r8, ror r5 │ │ │ │ │ ldrhteq sl, [r0], r0 │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ ldrhteq r9, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r0, lsr sp │ │ │ │ │ + adcseq r3, r5, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r5, [r1], r0 │ │ │ │ │ tsteq r5, r8, lsr #18 │ │ │ │ │ tsteq r8, r8, ror #17 │ │ │ │ │ adceq r1, sp, r0, lsr #6 │ │ │ │ │ umlalseq r1, r5, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq fp, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r1, r0, lsr #26 │ │ │ │ │ adcseq r3, pc, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r0, asr #8 │ │ │ │ │ adcseq r3, r5, r0, lsl r8 │ │ │ │ │ - adcseq lr, r4, r0, ror r0 │ │ │ │ │ + adcseq lr, r4, r0, rrx │ │ │ │ │ adceq r6, sp, r8, lsr #21 │ │ │ │ │ adcseq fp, r6, r0, asr #8 │ │ │ │ │ adceq ip, sp, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sp, r0, ror r6 │ │ │ │ │ @@ -2018790,18 +2018562,18 @@ │ │ │ │ │ smlabbeq pc, r0, r2, ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e05d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl #13 │ │ │ │ │ adcseq r9, r0, r0, lsl #16 │ │ │ │ │ adcseq r2, r5, r8, ror fp │ │ │ │ │ - adceq r9, sp, r0, ror sl │ │ │ │ │ + strhteq r9, [sp], r0 │ │ │ │ │ adceq r5, sp, r0, ror #15 │ │ │ │ │ adcseq r8, r8, r0, asr #10 │ │ │ │ │ - adcseq r8, r0, r0, lsr r3 │ │ │ │ │ + adcseq r8, r0, r0, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #11 │ │ │ │ │ adceq r6, sp, r0, ror #16 │ │ │ │ │ adcseq r3, pc, r8, ror r6 @ │ │ │ │ │ @ instruction: 0x0114d190 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2018820,24 +2018592,24 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r5, r2, r8, ip │ │ │ │ │ adcseq sl, r6, r0, ror pc │ │ │ │ │ adcseq ip, r1, r8, asr r7 │ │ │ │ │ ldrhteq pc, [r9], r0 @ │ │ │ │ │ adcseq r6, r8, r0, ror pc │ │ │ │ │ adceq r6, sp, r8, ror #9 │ │ │ │ │ - adcseq r0, r5, r0, asr r1 │ │ │ │ │ + adcseq r0, r5, r0, lsl #3 │ │ │ │ │ tsteq r5, r0, ror r0 │ │ │ │ │ tsteq r2, r0, asr #7 @ │ │ │ │ │ adcseq r4, r5, r8, rrx │ │ │ │ │ adceq r0, ip, r8, lsl #15 │ │ │ │ │ @ instruction: 0x011dfbf8 │ │ │ │ │ tsteq r2, r8, asr #5 @ │ │ │ │ │ adcseq lr, lr, r8, ror #20 │ │ │ │ │ adcseq r2, r5, r0, lsr #4 │ │ │ │ │ - adcseq r8, r0, r0, ror sp │ │ │ │ │ + adcseq r8, r0, r0, lsl #27 │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ tsteq r5, r8, asr r1 │ │ │ │ │ adceq r9, pc, r8, lsr r8 @ │ │ │ │ │ ldrhteq lr, [lr], r0 │ │ │ │ │ tsteq r8, r8, asr #21 │ │ │ │ │ adcseq lr, lr, r0, asr #20 │ │ │ │ │ adcseq r6, r8, r8, lsr #1 │ │ │ │ │ @@ -2018872,26 +2018644,26 @@ │ │ │ │ │ tsteq r5, r8, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011154f8 │ │ │ │ │ adcseq r3, r1, r8, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r8, lsr r4 │ │ │ │ │ + adcseq r3, r5, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, sp, r0, lsl #14 │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ tsteq sp, r0, asr lr @ │ │ │ │ │ - adcseq r8, r0, r0, lsl r3 │ │ │ │ │ + adcseq r8, r0, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r3, [r5], r0 │ │ │ │ │ adcseq r9, r1, r0, ror #14 │ │ │ │ │ adcseq fp, r6, r0, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2018906,26 +2018678,26 @@ │ │ │ │ │ @ instruction: 0x01150eb8 │ │ │ │ │ ldrhteq r9, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r7], r8 │ │ │ │ │ adcseq lr, r4, r0, lsl #19 │ │ │ │ │ umlaleq ip, sp, r8, r6 │ │ │ │ │ - adceq sl, pc, r8, lsl lr @ │ │ │ │ │ + adceq sl, pc, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, pc, r0, lsl r2 @ │ │ │ │ │ ldrshteq r3, [r5], r0 │ │ │ │ │ tsteq r3, r0, asr ip │ │ │ │ │ tsteq sp, r8, ror r9 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ adcseq fp, r8, r0, lsl #8 │ │ │ │ │ - adcseq r4, r5, r8, lsl #5 │ │ │ │ │ + umlalseq r4, r5, r8, r2 │ │ │ │ │ adcseq r8, ip, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r8, asr #23 │ │ │ │ │ @@ -2018938,59 +2018710,59 @@ │ │ │ │ │ @ instruction: 0x010d7ab0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ umlaleq ip, sp, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, asr pc │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ - umlalseq r5, r1, r8, ip │ │ │ │ │ + adcseq r5, r1, r8, asr ip │ │ │ │ │ adcseq r0, r5, r0, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addseq r7, lr, r8, ror #15 │ │ │ │ │ adceq fp, sp, r0, asr #28 │ │ │ │ │ adcseq ip, r6, r8, ror #5 │ │ │ │ │ adceq ip, sp, r0, asr #4 │ │ │ │ │ adcseq r8, lr, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115e5d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr r3 │ │ │ │ │ - adceq ip, sp, r0, asr sp │ │ │ │ │ + adceq ip, sp, r0, ror #26 │ │ │ │ │ adcseq ip, r1, r0, lsl #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [sp], r8 @ │ │ │ │ │ - adcseq r8, r0, r0, asr sp │ │ │ │ │ + adcseq r8, r0, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r5, [r6, #-136] @ 0xffffff78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, sp, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq r5, sp, r8, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, sp, r0, ror #21 │ │ │ │ │ umlaleq sl, sp, r8, fp │ │ │ │ │ tsteq lr, r0, ror ip │ │ │ │ │ adceq r9, lr, r0, lsr r6 │ │ │ │ │ adcseq sl, r1, r0, asr r3 │ │ │ │ │ - ldrshteq r2, [r5], r8 │ │ │ │ │ + adcseq r2, r5, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r4], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r5, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ │ adceq sl, sp, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq lr, r6, r0, lsl r5 │ │ │ │ │ - umlaleq r9, sp, r0, fp │ │ │ │ │ + adceq r7, r4, r8, asr #32 │ │ │ │ │ + adceq r9, sp, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ │ adcseq r9, r6, r0, ror #9 │ │ │ │ │ adcseq lr, sp, r0, lsr pc │ │ │ │ │ adcseq r6, sp, r0, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019009,20 +2018781,20 @@ │ │ │ │ │ @ instruction: 0x010f5998 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r1, r0, lsr r7 │ │ │ │ │ strhteq r1, [sp], r0 │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ adcseq r7, lr, r8, lsr #22 │ │ │ │ │ - adcseq fp, r6, r8, lsr #4 │ │ │ │ │ + adcseq fp, r6, r8, lsr r2 │ │ │ │ │ adcseq lr, lr, r0, asr #30 │ │ │ │ │ adcseq r7, r8, r8, asr r2 │ │ │ │ │ tsteq sp, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r8, r0, r0, ror #24 │ │ │ │ │ + adcseq r8, r0, r0, ror ip │ │ │ │ │ adceq r5, sp, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror ip │ │ │ │ │ @@ -2019052,40 +2018824,40 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl r7 │ │ │ │ │ adcseq lr, lr, r0, ror #4 │ │ │ │ │ adcseq r0, r2, r0, asr r4 │ │ │ │ │ - adcseq sp, r4, r8, lsr #20 │ │ │ │ │ + adcseq sp, r4, r8, asr #20 │ │ │ │ │ tsteq r5, r8, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r3, r1, r8, lsl #23 │ │ │ │ │ + adceq r3, r1, r8, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, lsr #1 │ │ │ │ │ - adcseq r3, r5, r8, lsr #32 │ │ │ │ │ + adcseq r3, r5, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, sp, r0, ror lr │ │ │ │ │ smlatteq lr, r0, ip, r4 │ │ │ │ │ ldrdeq sl, [sp], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r1, r8, lsr #1 │ │ │ │ │ + ldrhteq r9, [r1], r8 │ │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ │ adcseq sp, ip, r8, lsr r7 │ │ │ │ │ ldrsbteq sp, [r4], r0 │ │ │ │ │ ldrsbteq r4, [r9], r8 │ │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ │ adcseq r8, r1, r8, asr fp │ │ │ │ │ adcseq r2, r5, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq fp, [sp], r0 @ │ │ │ │ │ + adceq fp, sp, r0, lsl #28 │ │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ │ ldrhteq r8, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114e6f0 │ │ │ │ │ adcseq pc, sp, r8, lsl #8 │ │ │ │ │ @@ -2019102,15 +2018874,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sp, r4, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [r1], r0 │ │ │ │ │ - adceq r1, ip, r8, ror #6 │ │ │ │ │ + adceq r1, ip, r8, asr r3 │ │ │ │ │ adcseq lr, r1, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, sp, r0, ror #17 │ │ │ │ │ adceq r9, sp, r8, ror #17 │ │ │ │ │ adcseq sl, r0, r0, lsl #27 │ │ │ │ │ @@ -2019145,15 +2018917,15 @@ │ │ │ │ │ @ instruction: 0x011224f0 │ │ │ │ │ tsteq ip, r0, lsr #26 │ │ │ │ │ adcseq r0, r2, r0, ror #5 │ │ │ │ │ adceq r5, sp, r0, ror #5 │ │ │ │ │ adcseq sl, sl, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r9, r0, asr #20 │ │ │ │ │ - adceq sp, sp, r0, ror #9 │ │ │ │ │ + strhteq sp, [sp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr pc │ │ │ │ │ tsteq r0, r0, asr #6 │ │ │ │ │ adcseq sl, sl, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, lr, r8, lsl #6 │ │ │ │ │ umlalseq r9, r1, r8, pc @ │ │ │ │ │ @@ -2019192,15 +2018964,15 @@ │ │ │ │ │ adcseq r0, pc, r0, lsr #5 │ │ │ │ │ ldrshteq r8, [r0], r0 │ │ │ │ │ adcseq sp, r1, r8, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, lr, r8, asr #26 │ │ │ │ │ - adceq r3, r1, r0, asr #22 │ │ │ │ │ + adceq r3, r1, r0, lsl #23 │ │ │ │ │ adcseq fp, r6, r0, lsl #18 │ │ │ │ │ umlalseq r8, lr, r8, sp │ │ │ │ │ adceq r8, sp, r0, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, sp, r0, lsr sl │ │ │ │ │ @@ -2019227,39 +2018999,39 @@ │ │ │ │ │ adcseq r9, r1, r0, lsr #17 │ │ │ │ │ ldrhteq r7, [r0], r8 │ │ │ │ │ smlabbeq ip, r0, fp, r6 │ │ │ │ │ adcseq ip, r9, r8, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlalseq r0, r2, r8, r1 │ │ │ │ │ + ldrsbteq r0, [r2], r8 │ │ │ │ │ adcseq sp, ip, r0, rrx │ │ │ │ │ adcseq lr, sl, r8, asr #29 │ │ │ │ │ adcseq r3, sp, r8, ror #6 │ │ │ │ │ umlaleq r1, sp, r0, r4 │ │ │ │ │ smlatteq ip, r0, r8, r0 │ │ │ │ │ adcseq fp, r6, r8, asr lr │ │ │ │ │ adcseq lr, sp, r8, lsr #31 │ │ │ │ │ umlaleq r0, sp, r0, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r0, r8, lsr #22 │ │ │ │ │ + adcseq r9, r0, r8, lsl fp │ │ │ │ │ adcseq ip, r6, r0, ror #27 │ │ │ │ │ umlalseq r5, r1, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r0, lsr #1 │ │ │ │ │ tsteq r5, r8, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl pc │ │ │ │ │ umlalseq r5, r1, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, sp, r0, ror r3 │ │ │ │ │ ldrhteq r0, [sl], r8 │ │ │ │ │ - adceq sp, sp, r0, asr #9 │ │ │ │ │ + ldrdeq sp, [sp], r0 @ │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ adcseq r1, r7, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019323,79 +2019095,79 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [sp], r8 @ │ │ │ │ │ adcseq ip, r1, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011587b8 │ │ │ │ │ - ldrshteq r0, [r5], r0 │ │ │ │ │ + adcseq r0, r5, r0, ror #11 │ │ │ │ │ adcseq r1, r2, r8, lsr #19 │ │ │ │ │ - adceq r5, sp, r8, lsr #22 │ │ │ │ │ + adceq r5, sp, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq ip, r1, r0, ror #25 │ │ │ │ │ + umlalseq ip, r1, r8, ip │ │ │ │ │ adcseq r0, r2, r8, lsl #23 │ │ │ │ │ - adcseq r0, r5, r0, ror sl │ │ │ │ │ + adcseq r0, r5, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq fp, [r8], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r0, ror #23 │ │ │ │ │ tsteq r0, r0, asr #15 │ │ │ │ │ adcseq ip, r6, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r5, r8, ror #5 │ │ │ │ │ + ldrshteq r2, [r5], r8 │ │ │ │ │ adceq r1, lr, r0, asr #22 │ │ │ │ │ adcseq r5, r2, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r1, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r1, sp, r0, lsl r5 │ │ │ │ │ + adceq r1, sp, r8, lsl #11 │ │ │ │ │ adcseq sp, r4, r8, ror #26 │ │ │ │ │ adceq r6, r4, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, r0, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, sl, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, pc, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r6, sp, r0, lsl #20 │ │ │ │ │ + adceq r6, sp, r8, lsr sl │ │ │ │ │ adceq lr, lr, r0, lsr #7 │ │ │ │ │ adcseq sl, r1, r8, asr r4 │ │ │ │ │ adceq r1, sp, r8, ror #6 │ │ │ │ │ adcseq r7, r0, r0, lsr #2 │ │ │ │ │ adcseq r3, r5, r0, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r8, lsl #8 │ │ │ │ │ + ldrshteq r3, [r5], r8 │ │ │ │ │ adceq r1, ip, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r4, [r5], r0 │ │ │ │ │ - adcseq r1, r2, r0, lsr #32 │ │ │ │ │ + adcseq r1, r2, r0, lsr r0 │ │ │ │ │ adcseq lr, r1, r0, lsl #6 │ │ │ │ │ adceq r0, ip, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, sl, r8, asr #19 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ - adcseq r4, r5, r0, lsr r6 │ │ │ │ │ + adcseq r4, r5, r0, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r8, ror sp │ │ │ │ │ @@ -2019438,15 +2019210,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r8, r0, r8, r0 │ │ │ │ │ adcseq r0, r2, r0, lsl #9 │ │ │ │ │ adcseq r1, r2, r0, asr #22 │ │ │ │ │ adcseq r4, r5, r0, lsl #22 │ │ │ │ │ adcseq r5, r1, r8, lsl #27 │ │ │ │ │ ldrhteq pc, [r9], r8 @ │ │ │ │ │ - adceq sl, pc, r8, lsr #5 │ │ │ │ │ + adceq sl, pc, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r8, ror r8 │ │ │ │ │ smlabteq lr, r8, r5, r1 │ │ │ │ │ adceq r9, lr, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019491,15 +2019263,15 @@ │ │ │ │ │ ldrheq r5, [r6, #-192] @ 0xffffff40 │ │ │ │ │ adcseq r8, r1, r8, lsl #23 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ tsteq r5, r0, asr r1 │ │ │ │ │ adcseq pc, r4, r0, lsr sp @ │ │ │ │ │ ldrhteq lr, [r9], r0 │ │ │ │ │ @ instruction: 0x010fba98 │ │ │ │ │ - adceq r8, sp, r8, lsl #26 │ │ │ │ │ + adceq r8, sp, r8, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r1, r8, ror ip │ │ │ │ │ adcseq r8, r1, r0, asr #29 │ │ │ │ │ @ instruction: 0x01151190 │ │ │ │ │ adceq sl, pc, r8, ror #7 │ │ │ │ │ adcseq sl, r0, r8, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019525,15 +2019297,15 @@ │ │ │ │ │ cmpeq r6, r8, asr fp │ │ │ │ │ ldrhteq r7, [sl], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, lr, r0, asr #31 │ │ │ │ │ cmpeq r6, r8, lsr #19 │ │ │ │ │ - umlalseq r1, r2, r8, r2 │ │ │ │ │ + adcseq r1, r2, r8, lsr #5 │ │ │ │ │ tsteq r2, r8, lsr #7 │ │ │ │ │ tsteq r5, r0, lsr #3 │ │ │ │ │ adcseq r0, sl, r0, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, sp, r8, lsl #7 │ │ │ │ │ adcseq lr, r9, r8, ror #15 │ │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ │ @@ -2019555,36 +2019327,36 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r0, r8, r0 │ │ │ │ │ adcseq r1, r5, r8, ror #18 │ │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ │ adcseq r2, r1, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl sp @ │ │ │ │ │ - adcseq r3, r5, r0, ror #19 │ │ │ │ │ + ldrsbteq r3, [r5], r0 │ │ │ │ │ adcseq r1, r2, r0, lsr fp │ │ │ │ │ - adceq ip, sp, r8, lsr r4 │ │ │ │ │ + adceq ip, sp, r8, lsr #8 │ │ │ │ │ strhteq r1, [sp], r0 │ │ │ │ │ adceq r2, lr, r8, asr #16 │ │ │ │ │ tsteq r4, r0, lsr #11 │ │ │ │ │ - adceq sl, pc, r8, lsr #28 │ │ │ │ │ + adceq sl, pc, r8, lsl lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sl, sp, r0, lsl #7 │ │ │ │ │ + adceq sl, sp, r0, ror #6 │ │ │ │ │ adceq r6, sp, r8, asr #14 │ │ │ │ │ adceq sl, sp, r0, lsr #29 │ │ │ │ │ tsteq r4, r8, lsl r7 │ │ │ │ │ adcseq r2, ip, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r1, [r5], r8 │ │ │ │ │ + adcseq r1, r5, r8, lsl #4 │ │ │ │ │ adceq r1, ip, r8, lsl #6 │ │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ │ - adceq sl, sp, r0, lsl #12 │ │ │ │ │ + adceq sl, sp, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhteq fp, [sp], r8 │ │ │ │ │ + adceq fp, sp, r8, asr #15 │ │ │ │ │ adcseq lr, r6, r8, asr #28 │ │ │ │ │ adcseq r3, lr, r0, asr ip │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ strdeq ip, [sp], r0 @ │ │ │ │ │ adcseq r1, r9, r8, ror #8 │ │ │ │ │ tsteq lr, r0, asr #31 │ │ │ │ │ adcseq fp, r6, r8, asr #21 │ │ │ │ │ @@ -2019598,15 +2019370,15 @@ │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ @ instruction: 0x011e64b8 │ │ │ │ │ @ instruction: 0x011e6598 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, pc, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r0, r7, r5 │ │ │ │ │ - adcseq r3, r5, r8, lsl #11 │ │ │ │ │ + adcseq r3, r5, r8, ror r5 │ │ │ │ │ ldrshteq pc, [r6], r8 @ │ │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, lr, r8, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sp, lr, r0, sl │ │ │ │ │ umlalseq r1, r5, r0, r1 │ │ │ │ │ @@ -2019644,26 +2019416,26 @@ │ │ │ │ │ tsteq r9, r8, ror #11 @ │ │ │ │ │ ldrhteq sp, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r1, [r7], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, lsr #22 │ │ │ │ │ adcseq pc, sp, r0, asr #18 │ │ │ │ │ - ldrhteq r3, [r5], r8 │ │ │ │ │ + adcseq r3, r5, r8, asr #11 │ │ │ │ │ adcseq sp, r4, r8, ror #27 │ │ │ │ │ adcseq r1, r2, r8, asr #30 │ │ │ │ │ tsteq r5, r8, asr #12 │ │ │ │ │ - adceq r6, sp, r8, lsl #9 │ │ │ │ │ + adceq r6, sp, r8, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, sp, r0, asr #7 │ │ │ │ │ adceq sl, pc, r8, ror r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r8, ror #23 │ │ │ │ │ - adcseq r2, r5, r0, asr #30 │ │ │ │ │ + adcseq r2, r5, r0, lsr pc │ │ │ │ │ smlatteq ip, r0, r1, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r0, lsl #11 │ │ │ │ │ adceq fp, sp, r0, lsl lr │ │ │ │ │ ldrhteq r1, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019674,18 +2019446,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq ip, [lr], r8 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ adcseq pc, lr, r0, ror #22 │ │ │ │ │ adcseq r8, r0, r0, ror r3 │ │ │ │ │ @ instruction: 0x010d4990 │ │ │ │ │ strdeq r6, [sp], r0 @ │ │ │ │ │ - ldrsbteq r1, [r2], r8 │ │ │ │ │ + adcseq r1, r2, r8, asr #25 │ │ │ │ │ ldrsbteq sl, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, r5, r8, asr r5 │ │ │ │ │ + adcseq r4, r5, r8, ror r5 │ │ │ │ │ adcseq fp, r8, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r0, ror #20 │ │ │ │ │ adceq sl, sp, r8, ror #20 │ │ │ │ │ smlabteq ip, r0, ip, r2 │ │ │ │ │ adcseq r3, r7, r0, asr #21 │ │ │ │ │ @@ -2019696,15 +2019468,15 @@ │ │ │ │ │ adcseq lr, r6, r8, lsr #11 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ ldrsbteq sp, [r4], r8 │ │ │ │ │ tsteq lr, r0, asr #18 @ │ │ │ │ │ adcseq r1, r5, r8, lsl r9 │ │ │ │ │ adcseq r2, r5, r8, asr #14 │ │ │ │ │ umlalseq lr, r6, r8, r9 │ │ │ │ │ - adcseq r0, r2, r8, asr #31 │ │ │ │ │ + ldrsbteq r0, [r2], r8 │ │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ │ ldrshteq r1, [r2], r8 │ │ │ │ │ adcseq r1, r2, r8, lsr #26 │ │ │ │ │ adcseq fp, r6, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019745,15 +2019517,15 @@ │ │ │ │ │ adcseq lr, r4, r0, lsr r4 │ │ │ │ │ adceq r6, sp, r8, lsl r9 │ │ │ │ │ adceq r1, sp, r0, ror #6 │ │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ │ adcseq r0, r2, r8, lsl r8 │ │ │ │ │ tsteq sp, r8, ror #24 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r8, sp, r8, ror r8 │ │ │ │ │ + adceq r8, sp, r8, lsl #16 │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ tsteq ip, r8, asr r9 │ │ │ │ │ adcseq lr, r4, r0, asr r3 │ │ │ │ │ adcseq r8, r0, r0, asr #18 │ │ │ │ │ adcseq pc, sp, r8, ror #7 │ │ │ │ │ ldrsbteq sl, [r0], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019761,15 +2019533,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r9, r8, asr r2 │ │ │ │ │ cmpeq r6, r0, asr #29 │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ - adcseq r0, r5, r0, asr fp │ │ │ │ │ + adcseq r0, r5, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl #12 │ │ │ │ │ adcseq fp, r6, r8, ror #20 │ │ │ │ │ adcseq ip, r6, r0, asr #28 │ │ │ │ │ adcseq r0, r2, r8, lsl #4 │ │ │ │ │ tsteq r4, r0, asr r5 │ │ │ │ │ @@ -2019820,44 +2019592,44 @@ │ │ │ │ │ umlalseq r6, lr, r8, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r2, r8, lsr #23 │ │ │ │ │ adceq lr, sp, r0, lsl r2 │ │ │ │ │ adcseq r4, r5, r0, ror #23 │ │ │ │ │ - adcseq sp, r4, r8, lsr #30 │ │ │ │ │ + adcseq sp, r4, r8, lsl #30 │ │ │ │ │ @ instruction: 0x010e5db0 │ │ │ │ │ adcseq sl, r1, r8, lsr #5 │ │ │ │ │ cmpeq r6, r0, lsr pc │ │ │ │ │ ldrsbeq r1, [r5, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [lr], r0 @ │ │ │ │ │ cmpeq r6, r8, lsl #7 │ │ │ │ │ ldrshteq r4, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r7, r0, lsr #7 │ │ │ │ │ - ldrsbteq fp, [r6], r8 │ │ │ │ │ + adcseq fp, r6, r8, ror #25 │ │ │ │ │ umlalseq ip, lr, r0, r2 │ │ │ │ │ ldrshteq sl, [r7], r0 │ │ │ │ │ adcseq ip, r6, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ - ldrhteq r4, [r5], r0 │ │ │ │ │ + adcseq r4, r5, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsl r0 │ │ │ │ │ adceq r9, lr, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, sp, r8, lsr r7 │ │ │ │ │ tsteq r4, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r4, r8, asr r6 │ │ │ │ │ + adcseq lr, r4, r8, lsr r6 │ │ │ │ │ @ instruction: 0x01197298 │ │ │ │ │ - adcseq r1, r5, r0, asr #22 │ │ │ │ │ + adcseq r1, r5, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r1, r0, lsl sp │ │ │ │ │ adcseq r6, r1, r0, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ │ adcseq r0, r5, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2019885,15 +2019657,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [r6], r8 │ │ │ │ │ adcseq r3, r7, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sp, r4, r0, ror lr │ │ │ │ │ + adcseq sp, r4, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sl, r0, asr #29 │ │ │ │ │ ldrsbteq ip, [r6], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror #20 │ │ │ │ │ @@ -2019922,18 +2019694,18 @@ │ │ │ │ │ adcseq r5, r2, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, lsr #18 │ │ │ │ │ adcseq r2, r5, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlalseq sp, r4, r0, r7 │ │ │ │ │ + adcseq sp, r4, r0, lsl #15 │ │ │ │ │ adcseq r5, r2, r8, ror #30 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - umlalseq sl, r1, r8, r5 │ │ │ │ │ + adcseq sl, r1, r8, lsl #11 │ │ │ │ │ adcseq sp, r4, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r0, pc, r8, r9 @ │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r1, r8, asr r9 │ │ │ │ │ adcseq r1, r2, r8, ror #7 │ │ │ │ │ @@ -2019960,26 +2019732,26 @@ │ │ │ │ │ umlaleq r6, r4, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r7, r0, ror r0 │ │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r5, r0, ror #11 │ │ │ │ │ + ldrsbteq r0, [r5], r0 │ │ │ │ │ adceq r9, sp, r8, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r0, sp, r8, lsl r7 │ │ │ │ │ + adceq r0, sp, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r3, [r7], r8 │ │ │ │ │ - adceq r8, sp, r8, lsl #17 │ │ │ │ │ + umlaleq r8, sp, r8, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r7, r8, lsr r1 │ │ │ │ │ adcseq r9, r0, r0, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, sp, r0, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2020000,15 +2019772,15 @@ │ │ │ │ │ strhteq ip, [sp], r0 │ │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ │ adcseq sp, r4, r0, ror #15 │ │ │ │ │ strhteq ip, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r8, r0, lsl #12 │ │ │ │ │ - adcseq r2, r5, r0, ror #12 │ │ │ │ │ + adcseq r2, r5, r0, asr r6 │ │ │ │ │ ldrdeq ip, [pc, -r8] │ │ │ │ │ smlatteq sp, r8, r1, r0 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r0, [sl], r0 │ │ │ │ │ ldrshteq ip, [r1], r0 │ │ │ │ │ ldrsbteq lr, [r1], r0 │ │ │ │ │ @@ -2020051,15 +2019823,15 @@ │ │ │ │ │ @ instruction: 0x011fa998 │ │ │ │ │ adceq ip, sp, r0, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #20 │ │ │ │ │ adcseq r7, fp, r8, lsl pc │ │ │ │ │ adcseq pc, r4, r0, lsl lr @ │ │ │ │ │ - adceq r8, sp, r8, asr r2 │ │ │ │ │ + adceq r8, sp, r8, ror #4 │ │ │ │ │ adceq r0, ip, r0, asr #29 │ │ │ │ │ adcseq r0, r5, r0, lsl #19 │ │ │ │ │ ldrheq r5, [r6, #-144] @ 0xffffff70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r1], r0 │ │ │ │ │ adceq sp, sp, r8, lsr #2 │ │ │ │ │ adcseq r8, r1, r0, lsl #29 │ │ │ │ │ @@ -2020067,15 +2019839,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ ldrsbteq r1, [r5], r0 │ │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r1, r8, asr fp │ │ │ │ │ + adcseq lr, r1, r0, lsr #22 │ │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ │ adceq r9, sp, r8, lsr #2 │ │ │ │ │ adcseq r6, r1, r0, ror #11 │ │ │ │ │ adcseq r3, r7, r0, asr #28 │ │ │ │ │ adceq r5, sp, r0, lsr r6 │ │ │ │ │ adceq sl, pc, r0, lsl #6 │ │ │ │ │ adcseq r6, sl, r0, lsr r8 │ │ │ │ │ @@ -2020086,15 +2019858,15 @@ │ │ │ │ │ adcseq pc, r1, r0, lsr #4 │ │ │ │ │ adceq r1, ip, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq fp, [sl], r8 │ │ │ │ │ adcseq r4, r5, r0, lsl #17 │ │ │ │ │ - strdeq r2, [ip], r0 @ │ │ │ │ │ + adceq r2, ip, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r8, fp, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r8, ror #15 │ │ │ │ │ adceq r8, sp, r0, ror #3 │ │ │ │ │ umlaleq r8, sp, r8, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2020111,42 +2019883,42 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq sp, [lr], r0 │ │ │ │ │ adcseq fp, r6, r8, rrx │ │ │ │ │ adceq r1, lr, r8, lsl #27 │ │ │ │ │ ldrhteq r1, [lr], r8 │ │ │ │ │ - adcseq r0, r5, r8, ror #27 │ │ │ │ │ + ldrshteq r0, [r5], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r0, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r1, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, ip, r8, ror r7 │ │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ ldrhteq r6, [sp], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r5, r0, lsl #3 │ │ │ │ │ + adcseq r0, r5, r0, lsr #3 │ │ │ │ │ adceq r0, pc, r0, ror ip @ │ │ │ │ │ adcseq r1, pc, r8, ror r3 @ │ │ │ │ │ adcseq r0, r2, r0, ror #17 │ │ │ │ │ tsteq pc, r0, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, lr, r0, lsl #8 │ │ │ │ │ adcseq r8, r0, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r8, ror #9 │ │ │ │ │ adcseq pc, r4, r0, lsr #29 │ │ │ │ │ - adcseq pc, r4, r0, ror #23 │ │ │ │ │ + ldrshteq pc, [r4], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r7, r8, asr r1 │ │ │ │ │ ldrshteq r1, [r2], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq ip, [sp], r0 │ │ │ │ │ swpeq sl, r0, [ip] │ │ │ │ │ @@ -2020155,15 +2019927,15 @@ │ │ │ │ │ adcseq fp, r8, r0, asr r1 │ │ │ │ │ adceq r6, r8, r8, asr #1 │ │ │ │ │ cmpeq r6, r0, ror #2 │ │ │ │ │ ldrsbteq r8, [r0], r0 │ │ │ │ │ ldrhteq r9, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r8, ror #2 │ │ │ │ │ - ldrsbteq r0, [r5], r0 │ │ │ │ │ + adcseq r0, r5, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r6, r0, lsr #3 │ │ │ │ │ adceq r2, lr, r0, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsr #32 │ │ │ │ │ adcseq r8, r0, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2020192,15 +2019964,15 @@ │ │ │ │ │ adcseq r3, r1, r8, lsl #11 │ │ │ │ │ adcseq r3, r5, r8, lsr r5 │ │ │ │ │ strdeq r4, [r7], r0 @ │ │ │ │ │ tsteq r4, r8, lsr #12 │ │ │ │ │ @ instruction: 0x011f26b0 │ │ │ │ │ tsteq r5, r0, lsl #13 │ │ │ │ │ adceq r5, sp, r8, ror r7 │ │ │ │ │ - adcseq fp, r6, r8 │ │ │ │ │ + ldrshteq sl, [r6], r0 │ │ │ │ │ @ instruction: 0x01157f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #1 │ │ │ │ │ adcseq lr, sl, r8, lsl r4 │ │ │ │ │ adcseq sp, r6, r0, ror #21 │ │ │ │ │ adcseq r9, r7, r0, lsl #29 │ │ │ │ │ ldrhteq r2, [r5], r8 │ │ │ │ │ @@ -2020211,15 +2019983,15 @@ │ │ │ │ │ adcseq r1, lr, r0, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsl #7 │ │ │ │ │ ldrshteq sl, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r0, [sp], r0 │ │ │ │ │ - adcseq r9, r1, r8, ror r1 │ │ │ │ │ + adcseq r9, r1, r8, ror #2 │ │ │ │ │ adcseq ip, r6, r8, lsr #10 │ │ │ │ │ tsteq r2, r0, lsr ip @ │ │ │ │ │ strdeq r2, [ip], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r6, [r6, #-48] @ 0xffffffd0 │ │ │ │ │ adceq r2, lr, r8, lsl #16 │ │ │ │ │ adcseq lr, sp, r8, ror #31 │ │ │ │ │ @@ -2020227,15 +2019999,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r0, asr #26 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ adcseq lr, r6, r0, asr r7 │ │ │ │ │ adcseq r0, r5, r0, ror #21 │ │ │ │ │ adceq r2, ip, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sl, pc, r8, asr #22 │ │ │ │ │ + adceq sl, pc, r8, lsr fp @ │ │ │ │ │ @ instruction: 0x010c7f98 │ │ │ │ │ adceq r1, sp, r8, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r0, ror #12 │ │ │ │ │ @ instruction: 0x010c4db0 │ │ │ │ │ adcseq r1, pc, r0, asr lr @ │ │ │ │ │ adcseq r0, sp, r0, ror #14 │ │ │ │ │ @@ -2020249,15 +2020021,15 @@ │ │ │ │ │ @ instruction: 0x0114d990 │ │ │ │ │ adceq r9, sp, r0, lsl r0 │ │ │ │ │ @ instruction: 0x010e1fb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ │ adceq r6, sp, r8, ror #12 │ │ │ │ │ - adceq ip, sp, r0, ror sl │ │ │ │ │ + adceq ip, sp, r0, ror #20 │ │ │ │ │ adceq r6, sp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113d4b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2020269,15 +2020041,15 @@ │ │ │ │ │ adcseq r0, r5, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r7, r8, lsl #26 │ │ │ │ │ strhteq r6, [sp], r8 │ │ │ │ │ adcseq r7, ip, r8, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ │ - adcseq r3, r5, r8, lsr #6 │ │ │ │ │ + adcseq r3, r5, r8, lsl r3 │ │ │ │ │ @ instruction: 0x0112f490 │ │ │ │ │ ldrsbteq pc, [r6], r0 @ │ │ │ │ │ adcseq r7, ip, r8, lsr #7 │ │ │ │ │ adcseq lr, r1, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r9, r8, asr fp @ │ │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ │ @@ -2020290,15 +2020062,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq ip, sp, r0, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r0, lsl #18 │ │ │ │ │ adcseq r4, r5, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r0, r7, r9 │ │ │ │ │ - adcseq r1, r2, r0, lsl #17 │ │ │ │ │ + adcseq r1, r2, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, ip, r0, lsr r4 │ │ │ │ │ @ instruction: 0x01100490 │ │ │ │ │ tsteq r4, r8, lsl #11 │ │ │ │ │ tsteq r4, r8, lsl r8 │ │ │ │ │ adcseq pc, r9, r8, asr #19 │ │ │ │ │ adcseq sp, r4, r0, ror #24 │ │ │ │ │ @@ -2020328,33 +2020100,33 @@ │ │ │ │ │ adcseq r8, r0, r0, lsl #18 │ │ │ │ │ adcseq pc, sl, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r8, lsr r6 │ │ │ │ │ smlabteq pc, r8, sp, r5 @ │ │ │ │ │ ldrshteq r1, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r0, r8, asr #21 │ │ │ │ │ + ldrhteq r9, [r0], r8 │ │ │ │ │ ldrsbteq r9, [r1], r8 │ │ │ │ │ adcseq r3, fp, r0, lsl #5 │ │ │ │ │ umlaleq r9, sp, r8, lr │ │ │ │ │ ldrdeq r0, [sp], r8 @ │ │ │ │ │ - ldrsbteq r4, [r5], r0 │ │ │ │ │ + ldrshteq r4, [r5], r0 │ │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ │ adcseq r4, r7, r8, lsl #31 │ │ │ │ │ smlabteq ip, r0, sp, r4 │ │ │ │ │ umlalseq lr, r1, r8, sp │ │ │ │ │ smlatbeq sp, r0, r1, r7 │ │ │ │ │ ldrheq r6, [r6, #-128] @ 0xffffff80 │ │ │ │ │ ldrsbeq r6, [r6, #-168] @ 0xffffff58 │ │ │ │ │ cmpeq r6, r0, lsl #26 │ │ │ │ │ strhteq fp, [sp], r0 │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ tsteq ip, r0, lsl #18 @ │ │ │ │ │ umlalseq r9, r6, r8, r0 │ │ │ │ │ - adcseq r2, r5, r8, ror #17 │ │ │ │ │ + adcseq r2, r5, r8, lsl #18 │ │ │ │ │ adcseq r1, r2, r0, asr #21 │ │ │ │ │ adcseq r4, fp, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ @@ -2020437,21 +2020209,21 @@ │ │ │ │ │ tsteq r5, r8, lsr #22 │ │ │ │ │ adcseq pc, sp, r8, ror fp @ │ │ │ │ │ adcseq r3, r7, r8, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #23 │ │ │ │ │ ldrdeq r7, [sp], r8 @ │ │ │ │ │ adcseq r4, fp, r0, lsl #28 │ │ │ │ │ - adceq r8, sp, r8, lsl #16 │ │ │ │ │ + adceq r8, sp, r8, ror r8 │ │ │ │ │ adcseq fp, r7, r8, ror #7 │ │ │ │ │ adcseq lr, r6, r8, asr r2 │ │ │ │ │ - ldrhteq r2, [r5], r0 │ │ │ │ │ + adcseq r2, r5, r0, lsr #3 │ │ │ │ │ adcseq r8, r1, r0, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, r5, r0, lsl sl │ │ │ │ │ + adcseq r4, r5, r0, lsl #20 │ │ │ │ │ adcseq ip, r1, r0, ror fp │ │ │ │ │ ldrhteq pc, [r1], r0 @ │ │ │ │ │ ldrhteq sl, [r0], r8 │ │ │ │ │ adcseq r0, r2, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r9, r0, ror #9 │ │ │ │ │ strhteq r2, [lr], r0 │ │ │ │ │ @@ -2020495,26 +2020267,26 @@ │ │ │ │ │ ldrshteq r5, [r2], r8 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ adceq fp, sp, r8, ror ip │ │ │ │ │ adcseq r8, r8, r8, ror r9 │ │ │ │ │ tsteq r9, r0, lsl #15 │ │ │ │ │ tsteq r5, r0, lsl lr │ │ │ │ │ adcseq sl, r6, r8, ror sp │ │ │ │ │ - adcseq r3, r5, r8, ror r0 │ │ │ │ │ + adcseq r3, r5, r8, lsl #1 │ │ │ │ │ adceq r6, sp, r8, lsl #7 │ │ │ │ │ adcseq r3, lr, r0, lsr #28 │ │ │ │ │ adceq r7, r4, r8, lsl r1 │ │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ adceq r2, ip, r8, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r9, sp, r8, lsl ip │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ - adceq r2, ip, r0, ror r1 │ │ │ │ │ + strhteq r2, [ip], r8 │ │ │ │ │ adcseq lr, sl, r0, lsr #29 │ │ │ │ │ adceq r8, sp, r8, lsr #12 │ │ │ │ │ strhteq r1, [lr], r8 │ │ │ │ │ umlaleq r8, sp, r8, sp │ │ │ │ │ tsteq r0, r8, lsr #25 │ │ │ │ │ @ instruction: 0x0118d098 │ │ │ │ │ @ instruction: 0x011022f8 │ │ │ │ │ @@ -2020554,15 +2020326,15 @@ │ │ │ │ │ umlaleq r1, sp, r8, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, sp, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr r0 @ │ │ │ │ │ adcseq r3, r5, r0, asr #20 │ │ │ │ │ - ldrhteq fp, [r6], r0 │ │ │ │ │ + adcseq fp, r6, r0, asr #19 │ │ │ │ │ adceq r5, sp, r0, ror r9 │ │ │ │ │ adceq r0, sp, r0, lsr #18 │ │ │ │ │ adcseq fp, r7, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r5, sp, r0, asr #9 │ │ │ │ │ adceq fp, sp, r8, lsr #23 │ │ │ │ │ umlalseq r2, r1, r0, r6 │ │ │ │ │ @@ -2020581,15 +2020353,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r0, r8, ror lr │ │ │ │ │ adceq fp, sp, r8, lsl #6 │ │ │ │ │ adcseq r3, r7, r0, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r0, asr r2 │ │ │ │ │ + adceq r9, sp, r0, lsr #5 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r1, r8, lsr #25 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ adcseq r1, pc, r0, lsl #11 │ │ │ │ │ adceq sl, sp, r8, asr #13 │ │ │ │ │ @@ -2020650,19 +2020422,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ │ ldrsbteq sp, [r1], r8 │ │ │ │ │ umlalseq r1, r7, r8, r2 │ │ │ │ │ ldrsbteq ip, [r6], r0 │ │ │ │ │ adcseq sl, r0, r0, asr #9 │ │ │ │ │ @ instruction: 0x0115e4f0 │ │ │ │ │ - adcseq r8, r0, r0, asr ip │ │ │ │ │ + adcseq r8, r0, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r1, r8, lsl #8 │ │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ │ - ldrsbteq sp, [r4], r8 │ │ │ │ │ + ldrshteq sp, [r4], r8 │ │ │ │ │ adcseq sl, r1, r0, asr r0 │ │ │ │ │ adcseq lr, lr, r0, lsl #3 │ │ │ │ │ adcseq pc, r4, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011938b8 │ │ │ │ │ adcseq r7, r0, r8, ror r2 │ │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ │ @@ -2020673,15 +2020445,15 @@ │ │ │ │ │ ldrdeq fp, [sp], r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r4, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r0, lsl #9 │ │ │ │ │ - adcseq r1, r2, r0, ror r3 │ │ │ │ │ + adcseq r1, r2, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115abf0 │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r0], r8 │ │ │ │ │ adcseq r4, r5, r0, lsl r8 │ │ │ │ │ adceq r8, sp, r8, lsl #30 │ │ │ │ │ @@ -2020702,28 +2020474,28 @@ │ │ │ │ │ ldrdeq sl, [sp], r0 @ │ │ │ │ │ strhteq sp, [lr], r0 │ │ │ │ │ adcseq sp, r4, r8, lsl #1 │ │ │ │ │ ldrsbteq r6, [r1], r0 │ │ │ │ │ ldrhteq r5, [sp], r8 │ │ │ │ │ cmpeq r6, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r6, sp, r8, lsr r7 │ │ │ │ │ + adceq r6, sp, r8, lsr #14 │ │ │ │ │ adcseq r4, r5, r8, asr #7 │ │ │ │ │ adceq sl, sp, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ │ ldrdeq ip, [sp], r0 @ │ │ │ │ │ adcseq r0, r5, r0, ror r7 │ │ │ │ │ adcseq r3, r1, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, sl, r0, lsl #10 │ │ │ │ │ adcseq r0, r2, r8, ror #12 │ │ │ │ │ - adcseq r0, r5, r0, ror #1 │ │ │ │ │ + adcseq r0, r5, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r0, ror #10 │ │ │ │ │ adceq sl, sp, r0, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2020736,15 +2020508,15 @@ │ │ │ │ │ tsteq r6, r8, lsl #21 │ │ │ │ │ adcseq r1, r2, r8, lsr #4 │ │ │ │ │ adcseq r7, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r7, r8, r8, r3 │ │ │ │ │ adcseq r1, r5, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r5, r8, lsr r3 │ │ │ │ │ + adcseq r2, r5, r8, lsr #6 │ │ │ │ │ adcseq lr, r4, r0, ror #3 │ │ │ │ │ adcseq pc, r4, r8, lsr #11 │ │ │ │ │ adceq fp, sp, r8, asr r1 │ │ │ │ │ adcseq lr, sp, r8, lsl #11 │ │ │ │ │ adcseq ip, r0, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r1, r8, ror #25 │ │ │ │ │ @@ -2020773,58 +2020545,58 @@ │ │ │ │ │ adceq r6, sp, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r0, sp, r8, lsr pc │ │ │ │ │ ldrsheq r1, [r5, -r8] │ │ │ │ │ tsteq pc, r8, lsr r2 @ │ │ │ │ │ tsteq sp, r0, ror #29 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r0, ip, r8, lsl #16 │ │ │ │ │ + adceq r0, ip, r8, lsr #16 │ │ │ │ │ adcseq r0, r5, r0, ror #4 │ │ │ │ │ tsteq lr, r8, asr fp │ │ │ │ │ adcseq r0, pc, r0, ror #2 │ │ │ │ │ adceq r7, pc, r0, lsl #24 │ │ │ │ │ adcseq r9, r0, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlalseq r1, r2, r0, r3 │ │ │ │ │ + ldrhteq r1, [r2], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, r6, r8, lsl #26 │ │ │ │ │ + ldrshteq sl, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, lr, r8, lsl #9 │ │ │ │ │ tsteq r9, r0, lsl #21 │ │ │ │ │ adceq r6, sp, r0, ror #19 │ │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ │ - adcseq r0, r5, r0, lsl r1 │ │ │ │ │ + adcseq r0, r5, r0, asr #2 │ │ │ │ │ adceq r5, sp, r0, lsl #25 │ │ │ │ │ adceq r0, sp, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r0, asr #26 │ │ │ │ │ + adcseq r3, r5, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, lr, r8, lsl #23 │ │ │ │ │ umlalseq r8, r0, r0, pc @ │ │ │ │ │ - ldrdeq ip, [sp], r0 @ │ │ │ │ │ + adceq ip, sp, r0, lsl #8 │ │ │ │ │ ldrhteq sl, [r1], r8 │ │ │ │ │ - adceq r9, sp, r8, ror pc │ │ │ │ │ + adceq r9, sp, r8, ror #30 │ │ │ │ │ adcseq r3, pc, r0, ror #15 │ │ │ │ │ adcseq r1, r5, r8, lsr #4 │ │ │ │ │ adcseq r0, r5, r0, ror r8 │ │ │ │ │ adcseq sl, r0, r0, asr #8 │ │ │ │ │ adceq fp, sp, r0, ror #29 │ │ │ │ │ adcseq r2, r5, r8, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, lr, r8, lsl #28 │ │ │ │ │ adceq r1, sp, r0, lsr #1 │ │ │ │ │ umlaleq r9, lr, r8, sl │ │ │ │ │ adcseq r2, r5, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sl, pc, r0, lsr #7 │ │ │ │ │ + strhteq sl, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r5, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r6, sp, r8, lsl fp │ │ │ │ │ adcseq r5, pc, r0, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r0, ror #31 │ │ │ │ │ @@ -2020850,22 +2020622,22 @@ │ │ │ │ │ adcseq r8, r1, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r0, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhteq sp, [sp], r8 │ │ │ │ │ + adceq sp, sp, r8, lsr #5 │ │ │ │ │ adceq r1, sp, r0, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [sp], r8 @ │ │ │ │ │ - adcseq r9, r0, r8, lsl fp │ │ │ │ │ + adcseq r9, r0, r8, lsl #22 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r2, lr, r8, ror r8 │ │ │ │ │ + adceq r2, lr, r8, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, sp, r8, lsr #9 │ │ │ │ │ adceq r6, sp, r0, lsl r9 │ │ │ │ │ adcseq r1, r5, r8, lsr r3 │ │ │ │ │ adcseq r8, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2020897,81 +2020669,81 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r8, ror r7 │ │ │ │ │ adcseq r8, r1, r8, lsl #22 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq fp, r8, r8, r7 │ │ │ │ │ - adcseq r4, r5, r0, asr fp │ │ │ │ │ + adcseq r4, r5, r0, asr #22 │ │ │ │ │ adcseq sl, r0, r0, lsr #11 │ │ │ │ │ adcseq r1, r5, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r2, #-16] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r3, [r5, -r0] │ │ │ │ │ tsteq r5, r8, lsl #19 │ │ │ │ │ ldrheq r7, [r4, -r0] │ │ │ │ │ adcseq r3, r7, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sp, r4, r8, asr #16 │ │ │ │ │ + adcseq sp, r4, r8, lsr #16 │ │ │ │ │ ldrshteq r9, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r0, r8, lsl #22 │ │ │ │ │ adcseq ip, r6, r8, lsl #25 │ │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f01b8 │ │ │ │ │ - ldrhteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, sp, r0, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r0, r2, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, lsr r1 │ │ │ │ │ smlabteq ip, r0, r3, r7 │ │ │ │ │ adcseq sp, r4, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r8, lsr r6 │ │ │ │ │ - ldrdeq r5, [sp], r8 @ │ │ │ │ │ + adceq r5, sp, r8, lsr #14 │ │ │ │ │ adceq r2, ip, r8, lsl #4 │ │ │ │ │ tsteq ip, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, lsr r1 │ │ │ │ │ adceq sp, lr, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01560090 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r4, r8, lsl r5 │ │ │ │ │ adcseq r0, r2, r0, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r0, r8, lsl r3 │ │ │ │ │ - ldrdeq r8, [sp], r8 @ │ │ │ │ │ + adceq r8, sp, r8, asr #7 │ │ │ │ │ ldrhteq r3, [r7], r0 │ │ │ │ │ adceq r5, sp, r8, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01155290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r8, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r8, r0, asr #16 │ │ │ │ │ ldrshteq sp, [r6], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq sl, [pc], r8 @ │ │ │ │ │ + adceq sl, pc, r8, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, ip, r8, lsl #7 │ │ │ │ │ adcseq r0, r7, r8, asr #22 │ │ │ │ │ @ instruction: 0x011e0ed8 │ │ │ │ │ adceq r4, r7, r8, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlaleq fp, sp, r0, pc @ │ │ │ │ │ @@ -2020979,15 +2020751,15 @@ │ │ │ │ │ adcseq sl, r0, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r0, r8, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r7, [sp], r0 │ │ │ │ │ adcseq r9, r0, r0, asr #31 │ │ │ │ │ - adcseq r4, r5, r0, asr #16 │ │ │ │ │ + adcseq r4, r5, r0, lsr r8 │ │ │ │ │ adceq sl, sp, r0, asr #24 │ │ │ │ │ tsteq r0, r0, lsr r9 │ │ │ │ │ adcseq fp, r6, r8, lsr ip │ │ │ │ │ adceq lr, lr, r0, lsr #27 │ │ │ │ │ adcseq lr, r1, r8, lsr sp │ │ │ │ │ ldrsheq r6, [r6, #-0] │ │ │ │ │ smlabteq sp, r8, r5, r4 │ │ │ │ │ @@ -2021003,29 +2020775,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r2, ip, r0, lsr r0 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ adcseq r7, r0, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r9, sp, r0, lsr r2 │ │ │ │ │ + adceq r9, sp, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r7, r0, r8, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #31 │ │ │ │ │ adceq lr, lr, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #19 │ │ │ │ │ adcseq r7, r7, r8, ror fp │ │ │ │ │ adcseq r9, r1, r0, lsl #13 │ │ │ │ │ - strhteq r2, [ip], r0 │ │ │ │ │ + adceq r2, ip, r0, asr #1 │ │ │ │ │ strdeq r6, [sp], r0 @ │ │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sl, sp, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2021035,32 +2020807,32 @@ │ │ │ │ │ umlalseq sp, r6, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ │ adcseq r1, r2, r0, lsl lr │ │ │ │ │ ldrsbteq r7, [sl], r8 │ │ │ │ │ - ldrhteq r0, [r5], r0 │ │ │ │ │ + umlalseq r0, r5, r0, r5 │ │ │ │ │ adceq r0, sp, r0, lsr r9 │ │ │ │ │ ldrsbeq r8, [r0, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #25 │ │ │ │ │ tsteq sp, r8, lsr #7 │ │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ │ adcseq ip, r1, r8, asr #22 │ │ │ │ │ adcseq r5, r2, r0, lsl #27 │ │ │ │ │ tsteq lr, r8, ror lr │ │ │ │ │ adcseq r9, r1, r8, asr #32 │ │ │ │ │ adcseq r3, sp, r8, lsr #32 │ │ │ │ │ ldrsbteq ip, [r1], r0 │ │ │ │ │ adcseq r6, lr, r8, asr ip │ │ │ │ │ - ldrshteq sl, [r6], r0 │ │ │ │ │ + adcseq fp, r6, r8 │ │ │ │ │ adcseq r3, r5, r8, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq sl, sp, r0, asr #9 │ │ │ │ │ + strhteq sl, [sp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sl, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113e9f0 │ │ │ │ │ adcseq sl, r0, r0, asr #23 │ │ │ │ │ @@ -2021128,21 +2020900,21 @@ │ │ │ │ │ umlaleq fp, lr, r0, sp │ │ │ │ │ adcseq r2, r1, r0, ror #15 │ │ │ │ │ adcseq sp, ip, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, sp, r0, asr #7 │ │ │ │ │ - adcseq fp, r6, r0, asr r7 │ │ │ │ │ + adcseq fp, r6, r8, ror r7 │ │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ │ ldrdeq r3, [r1], r8 @ │ │ │ │ │ adcseq r3, sp, r0, asr r9 │ │ │ │ │ - strhteq r9, [sp], r0 │ │ │ │ │ + adceq r9, sp, r0, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r8, r0, r0, lsr #30 │ │ │ │ │ + adcseq r8, r0, r0, lsr pc │ │ │ │ │ adceq fp, sp, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01126f90 │ │ │ │ │ adcseq r2, r1, r0, lsl #11 │ │ │ │ │ adcseq lr, lr, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2021159,15 +2020931,15 @@ │ │ │ │ │ adcseq lr, r1, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r7, r8, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [r5], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, pc, r8, lsr r8 @ │ │ │ │ │ - adceq r1, ip, r8, asr #20 │ │ │ │ │ + adceq r1, ip, r8, lsr sl │ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ │ @ instruction: 0x0153ed90 │ │ │ │ │ adcseq ip, r1, r8, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ │ strdeq r7, [sp], r8 @ │ │ │ │ │ ldrsbteq lr, [lr], r0 │ │ │ │ │ @@ -2021192,35 +2020964,35 @@ │ │ │ │ │ adcseq r6, lr, r8, asr #30 │ │ │ │ │ @ instruction: 0x01136ff8 │ │ │ │ │ adcseq r9, r1, r0, lsr #15 │ │ │ │ │ adceq r0, sp, r8, asr ip │ │ │ │ │ adceq r9, sp, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, asr #10 │ │ │ │ │ - adceq fp, sp, r8, lsr pc │ │ │ │ │ + strdeq fp, [sp], r0 @ │ │ │ │ │ cmpeq r6, r0, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r5, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r2, r8, lsr #28 │ │ │ │ │ + ldrhteq r1, [r2], r0 │ │ │ │ │ adcseq sp, r1, r0, lsr #29 │ │ │ │ │ ldrshteq r5, [sp], r8 │ │ │ │ │ adcseq ip, r7, r8, lsl ip │ │ │ │ │ umlaleq fp, sp, r8, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq pc, r6, r0, ror fp @ │ │ │ │ │ ldrsbteq r2, [r5], r0 │ │ │ │ │ tsteq r5, r0, asr #19 │ │ │ │ │ adcseq r1, r2, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq sl, [r6], r8 │ │ │ │ │ + adcseq sl, r6, r8, lsl #26 │ │ │ │ │ adceq r8, sp, r8, ror #21 │ │ │ │ │ adcseq r1, r5, r8, lsr r9 │ │ │ │ │ adceq r2, ip, r0, lsl #1 │ │ │ │ │ - adcseq fp, r6, r8, lsr r2 │ │ │ │ │ + adcseq fp, r6, r8, asr #4 │ │ │ │ │ tsteq pc, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, asr #28 │ │ │ │ │ adcseq r5, r2, r8, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2021241,25 +2021013,25 @@ │ │ │ │ │ adcseq r3, r1, r0, asr r8 │ │ │ │ │ adcseq r0, r2, r8, lsr r3 │ │ │ │ │ tsteq r6, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq ip, [sp], r0 │ │ │ │ │ @ instruction: 0x011587d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, asr #25 │ │ │ │ │ adceq fp, sp, r0, lsl r2 │ │ │ │ │ adceq sp, sp, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r5, r2, r0, asr #27 │ │ │ │ │ + adcseq r5, r2, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x015fc990 │ │ │ │ │ - umlalseq r1, r5, r8, r2 │ │ │ │ │ + adcseq r1, r5, r8, lsl #5 │ │ │ │ │ @ instruction: 0x010d7298 │ │ │ │ │ - adceq sl, pc, r8, asr #7 │ │ │ │ │ + adceq sl, pc, r0, lsr #7 │ │ │ │ │ adcseq fp, r6, r0, asr #17 │ │ │ │ │ adceq fp, sp, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq sp, sp, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r0, r5, r0, asr sl │ │ │ │ │ adcseq r9, r1, r0, ror #21 │ │ │ │ │ @@ -2021269,31 +2021041,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011dc7f8 │ │ │ │ │ umlalseq sp, ip, r0, r5 │ │ │ │ │ adcseq r3, r5, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r1, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r2, r5, r8, lsl #2 │ │ │ │ │ + adcseq r2, r5, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #5 │ │ │ │ │ strdeq r0, [sp], r0 @ │ │ │ │ │ adceq sl, pc, r0, asr r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq lr, r6, r0, lsl r6 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r6, r0, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - umlaleq r5, sp, r0, lr │ │ │ │ │ - adcseq r8, r0, r8, ror #14 │ │ │ │ │ + adceq r5, sp, r8, asr #29 │ │ │ │ │ + adcseq r8, r0, r8, asr r7 │ │ │ │ │ tsteq r1, r0, lsl #4 │ │ │ │ │ umlaleq sl, pc, r0, r8 @ │ │ │ │ │ adcseq ip, r1, r0, asr #28 │ │ │ │ │ adcseq sl, r0, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r8, r0, ror #16 │ │ │ │ │ adcseq ip, r0, r8, lsl r3 │ │ │ │ │ @@ -2021324,15 +2021096,15 @@ │ │ │ │ │ ldrsbeq r0, [r6, #-16] │ │ │ │ │ adcseq r1, r5, r8, lsr #6 │ │ │ │ │ @ instruction: 0x010ca890 │ │ │ │ │ tsteq r0, r8, lsl #3 @ │ │ │ │ │ ldrhteq r3, [r8], r0 │ │ │ │ │ adcseq r1, pc, r8, lsr #17 │ │ │ │ │ adcseq r1, r8, r0, ror pc │ │ │ │ │ - adcseq r4, r5, r0, lsl #13 │ │ │ │ │ + umlalseq r4, r5, r0, r6 │ │ │ │ │ ldrshteq ip, [r1], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01164f90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r2, [r6, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r5, r0, asr #25 │ │ │ │ │ @@ -2021340,15 +2021112,15 @@ │ │ │ │ │ adcseq sl, r0, r0, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r0, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #14 │ │ │ │ │ - adcseq r2, r5, r8, asr #22 │ │ │ │ │ + adcseq r2, r5, r8, ror #22 │ │ │ │ │ adcseq r7, lr, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, ror sl │ │ │ │ │ adcseq ip, r7, r8, lsr #24 │ │ │ │ │ tsteq r1, r0, lsl #7 │ │ │ │ │ adcseq r5, sp, r0, asr fp │ │ │ │ │ @@ -2021368,15 +2021140,15 @@ │ │ │ │ │ @ instruction: 0x0114e6d0 │ │ │ │ │ @ instruction: 0x011522d0 │ │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ @ instruction: 0x010dfdb8 │ │ │ │ │ adcseq r1, r2, r0, lsl #23 │ │ │ │ │ ldrshteq r0, [r2], r8 │ │ │ │ │ - adcseq r9, r1, r8, ror #30 │ │ │ │ │ + adcseq r9, r1, r8, asr pc │ │ │ │ │ adceq r6, sp, r8, ror fp │ │ │ │ │ umlaleq r5, sp, r0, r6 │ │ │ │ │ ldrdeq fp, [sp], r8 @ │ │ │ │ │ ldrdeq r2, [lr], r0 @ │ │ │ │ │ @ instruction: 0x0110f198 │ │ │ │ │ adcseq lr, ip, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2021432,22 +2021204,22 @@ │ │ │ │ │ adcseq r1, pc, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r0, sp, r2 │ │ │ │ │ umlaleq sl, pc, r8, r1 @ │ │ │ │ │ adcseq r0, r5, r8, lsl #28 │ │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ │ tsteq r4, r8, lsl #25 │ │ │ │ │ - adceq r2, ip, r0, rrx │ │ │ │ │ + strhteq r2, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r3, r5, r8, asr #32 │ │ │ │ │ + adcseq r3, r5, r8, asr r0 │ │ │ │ │ ldrsbteq ip, [r1], r0 │ │ │ │ │ adcseq r7, r0, r8, ror #22 │ │ │ │ │ ldrhteq r0, [ip], r0 │ │ │ │ │ tsteq lr, r8, asr r9 │ │ │ │ │ - adceq r5, sp, r8, lsr #28 │ │ │ │ │ + adceq r5, sp, r8, lsl lr │ │ │ │ │ adcseq sp, r4, r8, asr #23 │ │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r6, r0, asr #25 │ │ │ │ │ cmpeq r4, r0, lsl #16 │ │ │ │ │ adcseq r9, r7, r0, ror r2 │ │ │ │ │ adcseq lr, lr, r0, lsl #17 │ │ │ │ │ @@ -2021473,16 +2021245,16 @@ │ │ │ │ │ adcseq r9, r6, r8, lsr r1 │ │ │ │ │ @ instruction: 0x01105790 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r3, [r4, #-176] @ 0xffffff50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r2, r0, lsr #25 │ │ │ │ │ - adcseq r0, r5, r0, lsl #23 │ │ │ │ │ + umlalseq r0, r2, r0, ip │ │ │ │ │ + adcseq r0, r5, r0, ror fp │ │ │ │ │ adcseq r1, r7, r0, ror #19 │ │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r2, r8, ror r2 │ │ │ │ │ @@ -2032399,15 +2032171,15 @@ │ │ │ │ │ subcs pc, r4, r1, asr #4 │ │ │ │ │ rscseq pc, r3, r0, asr #5 │ │ │ │ │ cdplt 0, 4, cr15, cr12, cr0, {0} │ │ │ │ │ sbceq r9, r3, r0, ror #24 │ │ │ │ │ strdeq r8, [r3], #208 @ 0xd0 │ │ │ │ │ rscseq pc, sl, r0, ror #29 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ strheq fp, [r0], #152 @ 0x98 │ │ │ │ │ addeq r7, r0, r8, lsr #31 │ │ │ │ │ addeq r7, r0, r0, lsl #31 │ │ │ │ │ sbceq pc, r2, r8, lsl #25 │ │ │ │ │ sbcseq r4, r4, r8, lsr ip │ │ │ │ │ sbceq r9, r3, r0, lsl ip │ │ │ │ │ @@ -2032453,15 +2032225,15 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ strheq lr, [r0], #72 @ 0x48 │ │ │ │ │ addeq sl, r1, r8, ror #28 │ │ │ │ │ sbceq r2, r2, r0, asr r3 │ │ │ │ │ sbceq r9, r3, r8, ror r8 │ │ │ │ │ adcseq r7, sp, r8, asr lr │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ - adcseq pc, pc, r0, lsr r0 @ │ │ │ │ │ + adcseq pc, pc, r8 │ │ │ │ │ strheq r7, [r0], #232 @ 0xe8 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ sbceq r4, r0, r0, ror r1 │ │ │ │ │ adcseq sl, ip, r0, lsl r2 │ │ │ │ │ strheq r9, [r3], #152 @ 0x98 │ │ │ │ │ sbcseq r4, r4, r0, lsr #2 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ @@ -2032473,16 +2032245,16 @@ │ │ │ │ │ adcseq r9, r9, r8, lsr r7 │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ rscseq ip, sl, r8, ror #18 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ sbceq r5, r3, r8, asr #2 │ │ │ │ │ - ldrdeq r7, [r2], #0 │ │ │ │ │ - sbceq r1, r2, r0, ror #4 │ │ │ │ │ + strdeq r7, [r2], #8 │ │ │ │ │ + sbceq r1, r2, r8, lsl #5 │ │ │ │ │ ldrsbteq r5, [sl], r0 │ │ │ │ │ sbceq r2, r0, r0, ror #4 │ │ │ │ │ adcseq r6, sl, r0, lsl #16 │ │ │ │ │ smulleq r1, r0, r8, r6 │ │ │ │ │ adcseq r6, sl, r0, ror #24 │ │ │ │ │ adcseq r6, sl, r8, ror #28 │ │ │ │ │ strhteq r5, [r9], #96 @ 0x60 │ │ │ │ │ @@ -2032496,37 +2032268,37 @@ │ │ │ │ │ ldrdeq pc, [r2], #0 │ │ │ │ │ adcseq r8, sl, r0, asr #19 │ │ │ │ │ sbcseq r8, r6, r8, ror #26 │ │ │ │ │ sbceq r4, r0, r8, asr #27 │ │ │ │ │ rsceq r5, r9, r0, ror #19 │ │ │ │ │ ldrsbteq fp, [sl], r0 │ │ │ │ │ adcseq fp, sl, r0, ror #5 │ │ │ │ │ - sbceq r5, r2, r0, ror #4 │ │ │ │ │ + sbceq r5, r2, r8, lsl #5 │ │ │ │ │ rsceq sl, r8, r8 │ │ │ │ │ rscseq pc, sl, r0, ror #19 │ │ │ │ │ sbceq fp, r0, r8, lsr #16 │ │ │ │ │ - sbceq r0, r2, r8, asr sl │ │ │ │ │ + sbceq r0, r2, r8, lsr #21 │ │ │ │ │ sbceq r9, r3, r8, asr #17 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ rscseq pc, sl, r0, asr #28 │ │ │ │ │ - adcseq sl, ip, r0, lsr #22 │ │ │ │ │ + adcseq sl, ip, r8, asr #22 │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ - sbceq lr, r2, r8, ror #13 │ │ │ │ │ + sbceq lr, r2, r0, asr #13 │ │ │ │ │ sbceq r7, r3, r0, lsl #6 │ │ │ │ │ sbceq r5, r0, r8, lsr r2 │ │ │ │ │ sbcseq r8, r4, r0, lsl r7 │ │ │ │ │ sbceq r2, r2, r0, ror #14 │ │ │ │ │ sbceq r6, r0, r8, ror #3 │ │ │ │ │ rscseq pc, sl, r8, ror #23 │ │ │ │ │ addeq r3, r0, r0, ror fp │ │ │ │ │ sbceq r9, r3, r0, ror #19 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ - sbceq sp, r2, r8, asr pc │ │ │ │ │ + sbceq sp, r2, r0, lsr pc │ │ │ │ │ addeq sp, r1, r8, asr r0 │ │ │ │ │ sbceq r0, r2, r8, ror sp │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ smlalseq pc, sl, r8, fp @ │ │ │ │ │ sbceq r4, r2, r0, asr r3 │ │ │ │ │ sbceq lr, r2, r8, asr #2 │ │ │ │ │ sbcseq ip, r4, r8, lsr #1 │ │ │ │ │ @@ -2032586,29 +2032358,29 @@ │ │ │ │ │ adcseq sp, sl, r0, asr #18 │ │ │ │ │ sbceq r8, r3, r8, ror #28 │ │ │ │ │ adcseq lr, sl, r0, lsr #4 │ │ │ │ │ sbceq r8, r3, r0, ror r6 │ │ │ │ │ sbceq fp, r0, r0, lsr #12 │ │ │ │ │ adcseq lr, sl, r0, ror #24 │ │ │ │ │ ldrsbteq r4, [pc], r8 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq r4, r2, r8, lsr #21 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r9, r2, r0, ror r1 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adcseq pc, sl, r8, lsl #8 │ │ │ │ │ ldrshteq pc, [pc], r8 @ │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ - sbceq r8, r2, r0, ror #24 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq r8, r2, r0, lsl ip │ │ │ │ │ sbcseq fp, r3, r0, asr #3 │ │ │ │ │ sbcseq ip, r4, r8, lsr #6 │ │ │ │ │ sbceq r8, r2, r8, asr #2 │ │ │ │ │ sbceq r7, r0, r0, asr #8 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ sbceq r9, r3, r8, asr #22 │ │ │ │ │ sbceq r9, r3, r0, ror fp │ │ │ │ │ sbceq r9, r3, r0, asr #23 │ │ │ │ │ sbceq r6, r2, r0, lsr #7 │ │ │ │ │ strdeq r9, [r3], #128 @ 0x80 │ │ │ │ │ rscseq pc, sl, r0, lsl ip @ │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ @@ -2032690,28 +2032462,28 @@ │ │ │ │ │ sbceq r4, r2, r0, lsr #12 │ │ │ │ │ sbceq r7, r2, r8 │ │ │ │ │ strheq sp, [r1], #232 @ 0xe8 │ │ │ │ │ sbceq r7, r3, r8, lsl #15 │ │ │ │ │ sbceq lr, r2, r0, lsr #7 │ │ │ │ │ rsceq r6, r9, r0, lsr lr │ │ │ │ │ strheq r8, [r2], #192 @ 0xc0 │ │ │ │ │ - sbceq lr, r2, r0, lsl #16 │ │ │ │ │ + ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ sbcseq pc, r3, r0, asr #8 │ │ │ │ │ rscseq r0, fp, r0, lsl #6 │ │ │ │ │ rscseq lr, r9, r8, asr #6 │ │ │ │ │ sbceq r9, r0, r8, ror #28 │ │ │ │ │ adcseq r4, ip, r8, ror sl │ │ │ │ │ sbceq r5, r2, r8, lsl lr │ │ │ │ │ strdeq r6, [r9], #224 @ 0xe0 @ │ │ │ │ │ rscseq lr, r9, r8, asr #8 │ │ │ │ │ ldrhteq r5, [ip], r0 │ │ │ │ │ ldrdeq fp, [r2], #40 @ 0x28 │ │ │ │ │ rscseq lr, r9, r8, lsr #10 │ │ │ │ │ rscseq r0, fp, r8, ror #8 │ │ │ │ │ - sbceq ip, r2, r0, lsl #26 │ │ │ │ │ + sbceq ip, r2, r0, asr sp │ │ │ │ │ sbceq r0, r3, r8, lsr #16 │ │ │ │ │ sbceq r3, r2, r0, lsl #26 │ │ │ │ │ ldrdeq r9, [r1], r8 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ strheq r4, [r3], #152 @ 0x98 │ │ │ │ │ ldrsbteq r6, [ip], r0 │ │ │ │ │ adcseq r7, ip, r8, asr #3 │ │ │ │ │ @@ -2032745,15 +2032517,15 @@ │ │ │ │ │ adcseq r9, ip, r0, lsr #10 │ │ │ │ │ adcseq fp, ip, r0, ror #20 │ │ │ │ │ adcseq fp, ip, r8, ror #22 │ │ │ │ │ adcseq fp, ip, r8, lsr #25 │ │ │ │ │ umlalseq fp, ip, r0, sp │ │ │ │ │ rscseq lr, r9, r8, asr #18 │ │ │ │ │ adcseq ip, ip, r0, lsr #32 │ │ │ │ │ - sbceq r5, r2, r8, asr #2 │ │ │ │ │ + sbceq r5, r2, r0, ror r1 │ │ │ │ │ strdeq r9, [r0], #128 @ 0x80 │ │ │ │ │ rscseq sl, sl, r8, lsr #2 │ │ │ │ │ rscseq lr, r9, r8, lsl #19 │ │ │ │ │ adcseq ip, ip, r0, lsl #26 │ │ │ │ │ sbceq r2, r3, r8, lsr #21 │ │ │ │ │ addeq r5, r1, r8, ror r3 │ │ │ │ │ subeq r9, r9, r0, lsl #11 │ │ │ │ │ @@ -2032783,27 +2032555,27 @@ │ │ │ │ │ sbceq r2, r3, r0, lsl #16 │ │ │ │ │ sbcseq r2, r4, r0, lsr #27 │ │ │ │ │ rscseq sl, sl, r8, lsl r2 │ │ │ │ │ sbceq r4, r2, r8, lsl r9 │ │ │ │ │ addeq ip, r1, r8, lsl #10 │ │ │ │ │ sbceq sl, r0, r8, lsr #11 │ │ │ │ │ adcseq r1, sp, r8, lsl r5 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ sbceq fp, r0, r0, asr r3 │ │ │ │ │ ldrshteq r1, [sp], r0 │ │ │ │ │ adcseq r1, sp, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #30 │ │ │ │ │ umlalseq r1, sp, r8, r7 │ │ │ │ │ ldrsbteq r1, [sp], r8 │ │ │ │ │ rscseq lr, r9, r8, lsl #22 │ │ │ │ │ rscseq r0, fp, r8, lsl #20 │ │ │ │ │ sbceq r1, r0, r8, ror #3 │ │ │ │ │ rscseq sl, sl, r8, ror r2 │ │ │ │ │ rscseq lr, r9, r8, lsr #22 │ │ │ │ │ - sbceq r5, r0, r8, ror #3 │ │ │ │ │ + sbceq r5, r0, r0, lsl r2 │ │ │ │ │ adcseq r1, sp, r8, lsr #24 │ │ │ │ │ sbceq r9, r2, r0, ror fp │ │ │ │ │ rscseq lr, r9, r8, lsr #23 │ │ │ │ │ rscseq pc, sl, r8, lsr #21 │ │ │ │ │ adcseq r2, sp, r0, lsr #5 │ │ │ │ │ sbceq r5, r0, r0, ror #19 │ │ │ │ │ adcseq r2, sp, r8, ror #6 │ │ │ │ │ @@ -2032815,21 +2032587,21 @@ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ rscseq sl, sl, r0, lsl #7 │ │ │ │ │ rscseq lr, r9, r8, lsr #25 │ │ │ │ │ ldrhteq sl, [sl], #48 @ 0x30 │ │ │ │ │ ldrsbteq r2, [sp], r0 │ │ │ │ │ rscseq sl, sl, r8, asr #7 │ │ │ │ │ umlalseq r2, sp, r0, r8 │ │ │ │ │ - sbceq pc, r2, r8, asr #27 │ │ │ │ │ + strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ rscseq lr, r9, r8, ror #27 │ │ │ │ │ rscseq r0, fp, r0, asr #23 │ │ │ │ │ rscseq sl, sl, r0, asr #8 │ │ │ │ │ rscseq sl, sl, r8, asr r4 │ │ │ │ │ sbcseq r8, r4, r0, lsl #21 │ │ │ │ │ - sbceq r2, r2, r8, ror #13 │ │ │ │ │ + sbceq r2, r2, r8, lsr r7 │ │ │ │ │ addeq r7, r1, r0, lsl ip │ │ │ │ │ sbceq sp, r2, r0, lsr #2 │ │ │ │ │ addeq r2, r0, r8, lsr r7 │ │ │ │ │ rscseq sl, sl, r0, ror r4 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ rscseq sl, sl, r0, lsr #9 │ │ │ │ │ ldrhteq sl, [sl], #72 @ 0x48 │ │ │ │ │ @@ -2041639,15 +2041411,15 @@ │ │ │ │ │ addeq r5, r1, r8, ror #8 │ │ │ │ │ sbceq pc, r2, r8 │ │ │ │ │ rscseq r3, fp, r8, asr #4 │ │ │ │ │ rscseq r3, fp, r0, ror #4 │ │ │ │ │ adcseq fp, sp, r8, asr #20 │ │ │ │ │ rscseq r3, fp, r8, lsr #5 │ │ │ │ │ strheq r0, [r1], #192 @ 0xc0 │ │ │ │ │ - ldrhteq sp, [pc], r8 │ │ │ │ │ + umlalseq sp, pc, r0, r4 @ │ │ │ │ │ sbcseq lr, r4, r0, lsr #22 │ │ │ │ │ strheq lr, [r0], #112 @ 0x70 │ │ │ │ │ sbceq r0, r1, r8, asr pc │ │ │ │ │ sbceq r7, r3, r0, lsr #17 │ │ │ │ │ sbceq r7, r3, r8, asr #17 │ │ │ │ │ strdeq r7, [r3], #128 @ 0x80 │ │ │ │ │ sbceq r7, r3, r8, lsl r9 │ │ │ │ │ @@ -2041697,16 +2041469,16 @@ │ │ │ │ │ adcseq pc, fp, r8, asr #30 │ │ │ │ │ addeq r1, r1, r8, asr #7 │ │ │ │ │ ldrhteq r0, [ip], r0 │ │ │ │ │ strheq r8, [r1], #72 @ 0x48 │ │ │ │ │ adcseq r0, ip, r0, lsl #6 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - sbceq r1, r1, r0, ror #19 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r1, r1, r8, lsl #20 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq ip, r2, r8, lsr #16 │ │ │ │ │ adcseq r0, ip, r0, ror #24 │ │ │ │ │ ldrsbteq r0, [ip], r0 │ │ │ │ │ sbceq r2, r2, r0, asr sp │ │ │ │ │ adcseq r0, ip, r8, ror #31 │ │ │ │ │ rscseq sl, sl, r0, lsr #18 │ │ │ │ │ adcseq r1, ip, r0, lsr #3 │ │ │ │ │ @@ -2041879,19 +2041651,19 @@ │ │ │ │ │ sbceq r2, r1, r0, lsl #11 │ │ │ │ │ ldrshteq sp, [sl], #200 @ 0xc8 │ │ │ │ │ adcseq r8, sp, r8, lsr #17 │ │ │ │ │ sbceq r4, r0, r0, lsl r2 │ │ │ │ │ sbceq sl, r1, r0, ror r1 │ │ │ │ │ sbceq r7, r0, r0, ror #29 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ - sbceq r5, r0, r0, lsl r2 │ │ │ │ │ + sbceq r5, r0, r8, ror #3 │ │ │ │ │ sbceq r6, r1, r0, asr #18 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ - sbceq r6, r0, r0, ror #14 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ + sbceq r6, r0, r8, lsr r7 │ │ │ │ │ smulleq r9, r1, r8, r1 │ │ │ │ │ rscseq r1, sl, r8, lsr #2 │ │ │ │ │ sbceq r4, r0, r8, asr #17 │ │ │ │ │ rscseq sp, sl, r8, lsr #26 │ │ │ │ │ adcseq r8, sp, r0, ror #25 │ │ │ │ │ rscseq sp, sl, r0, asr #26 │ │ │ │ │ adcseq r8, sp, r8, asr #26 │ │ │ │ │ @@ -2045467,15 +2045239,15 @@ │ │ │ │ │ smlalseq sp, r3, ip, lr │ │ │ │ │ rscseq fp, r3, sp, ror r4 │ │ │ │ │ rscseq fp, r3, sp, lsl #11 │ │ │ │ │ adcseq r7, sl, r8, asr #7 │ │ │ │ │ sbceq r9, r3, r8, lsr #21 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ - ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ + sbceq fp, r2, r0, lsl #26 │ │ │ │ │ adcseq r8, sl, r8, asr #19 │ │ │ │ │ sbceq r6, r0, r8, asr #17 │ │ │ │ │ adcseq fp, sl, r0, ror r2 │ │ │ │ │ sbceq r7, r3, r0, lsl #6 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ ldrdeq r7, [r3], #40 @ 0x28 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ @@ -2045517,15 +2045289,15 @@ │ │ │ │ │ @ instruction: 0x008077b0 │ │ │ │ │ umulleq r7, r0, r8, r6 │ │ │ │ │ addeq r7, r0, r8, lsl #15 │ │ │ │ │ addeq r7, r0, r0, asr #13 │ │ │ │ │ addeq r7, r0, r8, ror #18 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ sbceq r8, r2, r8, lsr #21 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ rscseq r1, fp, r8, lsr #6 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ adcseq lr, pc, r8 │ │ │ │ │ addeq sl, r1, r8, ror #28 │ │ │ │ │ @@ -2045539,15 +2045311,15 @@ │ │ │ │ │ sbceq r9, r3, r8 │ │ │ │ │ rscseq pc, sl, r0, ror #24 │ │ │ │ │ sbceq r9, r3, r0, lsr r0 │ │ │ │ │ rscseq r1, fp, r8, lsl #10 │ │ │ │ │ strdeq sl, [r3], #88 @ 0x58 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r8, ror #28 │ │ │ │ │ adcseq pc, fp, r0, ror r1 @ │ │ │ │ │ smulleq r8, r3, r0, r4 │ │ │ │ │ adcseq pc, pc, r8, asr r5 @ │ │ │ │ │ strdeq r8, [r3], #8 │ │ │ │ │ sbceq r9, r3, r0, lsl #21 │ │ │ │ │ @@ -2045634,15 +2045406,15 @@ │ │ │ │ │ sbceq r0, r0, r8, asr #27 │ │ │ │ │ sbceq r3, r1, r0, lsr r5 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ ldrhteq r6, [ip], r0 │ │ │ │ │ rscseq r1, fp, r8, lsr #21 │ │ │ │ │ sbceq r0, r2, r8, ror #28 │ │ │ │ │ ldrsheq r8, [r4], #128 @ 0x80 │ │ │ │ │ - sbceq lr, r2, r8, ror #13 │ │ │ │ │ + sbceq lr, r2, r0, asr #13 │ │ │ │ │ adcseq lr, pc, r0, ror #19 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ sbceq r5, r1, r8, asr #17 │ │ │ │ │ sbceq r4, r2, r0, lsl #1 │ │ │ │ │ adcseq sl, ip, r0, asr r8 │ │ │ │ │ sbceq fp, r2, r8, asr #2 │ │ │ │ │ strdeq r1, [r0], #168 @ 0xa8 │ │ │ │ │ @@ -2048730,15 +2048502,15 @@ │ │ │ │ │ cmppl r0, pc, rrx @ │ │ │ │ │ @ instruction: 0xf90af000 │ │ │ │ │ ldrb r4, [r5, r1, lsl #12] │ │ │ │ │ adcne pc, r8, r1, asr #4 │ │ │ │ │ rscseq pc, r4, r0, asr #5 │ │ │ │ │ stmdblt lr!, {ip, sp, lr, pc}^ │ │ │ │ │ rscseq r1, fp, r0, lsr pc │ │ │ │ │ - sbceq r8, r2, r8, lsl #10 │ │ │ │ │ + sbceq r8, r2, r0, lsr r5 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ umulleq r5, r1, r0, lr │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ @@ -2048752,15 +2048524,15 @@ │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ umlalseq r9, fp, r8, r6 │ │ │ │ │ sbceq r0, r2, r8, lsr ip │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ umlalseq r8, pc, r0, r9 @ │ │ │ │ │ sbceq r7, r2, r0, lsl r2 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ - umlalseq sp, pc, r0, lr @ │ │ │ │ │ + adcseq sp, pc, r0, asr #28 │ │ │ │ │ adcseq r9, sl, r0, lsl #31 │ │ │ │ │ adcseq lr, pc, r0, ror r6 @ │ │ │ │ │ adcseq sp, r3, r8, lsr #31 │ │ │ │ │ strdeq r5, [r2], #128 @ 0x80 │ │ │ │ │ adcseq r1, r4, r0, lsl r2 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ ldrsbteq sl, [ip], r8 │ │ │ │ │ @@ -2048769,38 +2048541,38 @@ │ │ │ │ │ smulleq r8, r3, r8, fp │ │ │ │ │ sbceq r8, r3, r0, lsl ip │ │ │ │ │ ldrshteq r1, [r4], r8 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ sbceq sl, r2, r0, lsl #31 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r7, r1, r8, ror sp │ │ │ │ │ - sbceq r2, r0, r0, lsl #11 │ │ │ │ │ + sbceq r2, r0, r8, asr r5 │ │ │ │ │ adcseq r9, pc, r0, lsr r0 @ │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ sbceq sp, r2, r0, ror fp │ │ │ │ │ sbceq r2, r2, r8, lsr #26 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ sbceq r8, r2, r8, lsr #6 │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ sbceq r9, r2, r0, asr r8 │ │ │ │ │ sbceq sl, r2, r0, asr r8 │ │ │ │ │ smulleq r2, r2, r8, r6 @ │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ sbceq lr, r1, r0, lsr r0 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ adcseq fp, pc, r8, ror r3 @ │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ - sbceq fp, r2, r8, ror #3 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq fp, r2, r0, lsl r2 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq fp, r2, r8, lsl lr │ │ │ │ │ rscseq r1, fp, r8, lsr #31 │ │ │ │ │ rscseq r3, fp, r0, asr #26 │ │ │ │ │ rscseq lr, r3, r5, lsr #19 │ │ │ │ │ rscseq lr, r3, sp, asr sl │ │ │ │ │ rscseq lr, r3, r1, lsl #20 │ │ │ │ │ @@ -2062909,15 +2062681,15 @@ │ │ │ │ │ ldclt 0, cr15, [r0], {0} │ │ │ │ │ rscseq sp, sl, r0, lsl sl │ │ │ │ │ sbceq r5, r2, r0, lsr #17 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r1, r1, r0, lsl ip │ │ │ │ │ rscseq r1, fp, r0, asr sp │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ - strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ + sbceq r0, r2, r8, lsl r9 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ umlalseq r7, sl, r0, r3 │ │ │ │ │ @@ -2062927,70 +2062699,70 @@ │ │ │ │ │ sbceq sp, r2, r0, ror fp │ │ │ │ │ @ instruction: 0x00844cb0 │ │ │ │ │ sbceq ip, r2, r8, ror sp │ │ │ │ │ sbceq sl, r3, r8, lsl #10 │ │ │ │ │ sbceq sl, r3, r8, ror #13 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r8, ror #23 │ │ │ │ │ - umlalseq sp, pc, r0, lr @ │ │ │ │ │ + adcseq sp, pc, r0, asr #28 │ │ │ │ │ strheq sl, [r2], #72 @ 0x48 │ │ │ │ │ strdeq lr, [r0], #168 @ 0xa8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ sbceq ip, r2, r0, lsl #11 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ strdeq pc, [r1], #128 @ 0x80 │ │ │ │ │ adcseq sl, pc, r8, asr #27 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ adcseq r3, fp, r8, asr #28 │ │ │ │ │ adcseq r4, fp, r0, ror #4 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ - sbceq ip, r2, r8, asr #22 │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ + strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r3, r3, r8, asr #2 │ │ │ │ │ sbceq r2, r1, r8, lsr #16 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - adcseq lr, pc, r0, ror r1 @ │ │ │ │ │ + adcseq lr, pc, r8, asr #2 │ │ │ │ │ rscseq r1, fp, r8, ror sp │ │ │ │ │ rscseq r1, fp, r0, lsr #27 │ │ │ │ │ sbceq r8, r3, r8, lsr #26 │ │ │ │ │ rscseq r1, fp, r8, asr #27 │ │ │ │ │ strheq lr, [r2], #72 @ 0x48 │ │ │ │ │ sbceq r3, r2, r8, lsl #30 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ - sbceq ip, r2, r8, lsr #26 │ │ │ │ │ + ldrdeq ip, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ ldrdeq sl, [r3], #80 @ 0x50 │ │ │ │ │ ldrsbteq sl, [ip], r0 │ │ │ │ │ ldrshteq r1, [fp], #208 @ 0xd0 │ │ │ │ │ - sbceq r7, r2, r0, asr #8 │ │ │ │ │ + sbceq r7, r2, r8, ror #8 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ ldrsbteq r4, [pc], r0 │ │ │ │ │ adcseq sl, pc, r0, lsr r5 @ │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ sbceq ip, r0, r8, ror #28 │ │ │ │ │ - sbceq r0, r2, r0, ror r1 │ │ │ │ │ + smulleq r0, r2, r8, r1 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ sbceq r9, r3, r8, asr r0 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbcseq r2, r4, r0, asr sp │ │ │ │ │ sbceq r9, r3, r0, lsr r0 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r8, lsr #31 │ │ │ │ │ sbceq r2, r1, r0, lsr #12 │ │ │ │ │ addeq r5, r0, r8, ror #8 │ │ │ │ │ - sbceq r3, r0, r8, asr r0 │ │ │ │ │ + sbceq r3, r0, r8 │ │ │ │ │ smulleq r4, r2, r0, lr │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r8, r2, r0, lsr #17 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ sbceq r9, r2, r0, asr #3 │ │ │ │ │ rscseq r1, fp, r8, lsl lr │ │ │ │ │ sbceq ip, r2, r0, lsr r0 │ │ │ │ │ @@ -2063013,15 +2062785,15 @@ │ │ │ │ │ sbceq r1, r0, r0, lsl r2 │ │ │ │ │ smulleq r2, r0, r0, r9 │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ rscseq r5, fp, r0, lsl #1 │ │ │ │ │ sbceq r3, r1, r8, lsl #30 │ │ │ │ │ rscseq r5, fp, r8, lsr #1 │ │ │ │ │ ldrsbteq r5, [fp], #0 │ │ │ │ │ - strdeq r5, [r2], #8 │ │ │ │ │ + ldrdeq r5, [r2], #0 │ │ │ │ │ sbceq r4, r3, r8, ror #13 │ │ │ │ │ ldrshteq r5, [fp], #8 │ │ │ │ │ sbceq sl, r3, r8, asr #17 │ │ │ │ │ rscseq r5, fp, r0, lsr #2 │ │ │ │ │ sbceq pc, r0, r0, lsr #17 │ │ │ │ │ sbceq sl, r3, r8, asr r5 │ │ │ │ │ sbceq lr, r2, r0, lsl r7 │ │ │ │ │ @@ -2063035,26 +2062807,26 @@ │ │ │ │ │ andle r4, r0, r0, lsr #28 │ │ │ │ │ rscseq r5, fp, r8, asr #2 │ │ │ │ │ sbceq r0, r1, r0, lsl ip │ │ │ │ │ sbceq r5, r1, r8, lsr ip │ │ │ │ │ rscseq r5, fp, r0, ror r1 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ sbceq lr, r0, r8, lsl r4 │ │ │ │ │ - sbceq r4, r1, r0, lsl #6 │ │ │ │ │ + sbceq r4, r1, r8, lsr #6 │ │ │ │ │ smlalseq r5, fp, r8, r1 │ │ │ │ │ addeq ip, r0, r8, asr #27 │ │ │ │ │ sbceq fp, r2, r8, asr r5 │ │ │ │ │ addeq ip, r1, r0, lsr #12 │ │ │ │ │ adcseq sl, ip, r8, ror #28 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ adcseq r9, fp, r8, asr #12 │ │ │ │ │ sbceq r2, r1, r0, asr #3 │ │ │ │ │ addeq r2, r1, r8, asr #2 │ │ │ │ │ strdeq sl, [r3], #128 @ 0x80 │ │ │ │ │ - sbceq lr, r1, r0, ror #14 │ │ │ │ │ + ldrdeq lr, [r1], #120 @ 0x78 │ │ │ │ │ umlalseq r8, pc, r0, r9 @ │ │ │ │ │ ldrdeq r0, [r0], #40 @ 0x28 │ │ │ │ │ adcseq ip, ip, r0, lsl #3 │ │ │ │ │ adcseq sl, sp, r0, ror #4 │ │ │ │ │ sbceq r4, r2, r8, ror #3 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ @@ -2063064,26 +2062836,26 @@ │ │ │ │ │ sbceq r0, r1, r8, asr r0 │ │ │ │ │ addeq r9, r1, r8, lsl #15 │ │ │ │ │ rscseq r5, fp, r8, ror #3 │ │ │ │ │ rscseq r5, fp, r0, lsl r2 │ │ │ │ │ rscseq r5, fp, r8, lsr r2 │ │ │ │ │ rscseq r5, fp, r0, ror #4 │ │ │ │ │ rscseq r5, fp, r8, lsl #5 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ sbceq r8, r2, r0, lsr #22 │ │ │ │ │ - ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ + sbceq r9, r2, r8, lsl #25 │ │ │ │ │ umlalseq fp, pc, r0, r4 @ │ │ │ │ │ umlalseq fp, pc, r8, fp @ │ │ │ │ │ sbceq r3, r0, r0, ror r1 │ │ │ │ │ - sbceq lr, r0, r0, ror r6 │ │ │ │ │ + sbceq lr, r0, r8, asr #12 │ │ │ │ │ adcseq sp, pc, r0, ror r6 @ │ │ │ │ │ ldrhteq r5, [fp], #32 │ │ │ │ │ - adcseq r9, pc, r8, ror #18 │ │ │ │ │ + adcseq r9, pc, r0, lsr #17 │ │ │ │ │ sbceq r8, r3, r0, lsl #26 │ │ │ │ │ umlalseq lr, ip, r8, r3 │ │ │ │ │ strdeq r6, [r1], #8 │ │ │ │ │ smulleq sl, r2, r0, r9 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rscseq lr, sl, r0, ror #13 │ │ │ │ │ @@ -2063096,25 +2062868,25 @@ │ │ │ │ │ rscseq r5, fp, r8, lsr #6 │ │ │ │ │ rscseq r5, fp, r0, asr r3 │ │ │ │ │ rscseq r5, fp, r8, ror r3 │ │ │ │ │ strheq r8, [r2], #32 │ │ │ │ │ sbceq fp, r2, r8, lsl #20 │ │ │ │ │ rscseq r5, fp, r0, lsr #7 │ │ │ │ │ sbceq r2, r2, r8, lsr #21 │ │ │ │ │ - sbceq sp, r2, r0, asr #8 │ │ │ │ │ + sbceq sp, r2, r8, lsl r4 │ │ │ │ │ sbceq r4, r1, r8, ror #3 │ │ │ │ │ ldrsbteq r4, [pc], r0 │ │ │ │ │ strdeq r5, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r4, r1, r0, asr sp │ │ │ │ │ - sbceq r7, r2, r0, lsr #7 │ │ │ │ │ + sbceq r7, r2, r8, ror r3 │ │ │ │ │ adcseq r4, pc, r0, asr r8 @ │ │ │ │ │ adcseq r8, pc, r8, lsl r9 @ │ │ │ │ │ ldrdeq ip, [r0], #240 @ 0xf0 │ │ │ │ │ ldrdeq r3, [r1], #80 @ 0x50 │ │ │ │ │ - strheq r2, [r1], #192 @ 0xc0 │ │ │ │ │ + sbceq r2, r1, r8, lsl #25 │ │ │ │ │ addeq sl, r1, r8, lsr #16 │ │ │ │ │ adcseq r3, sp, r0, lsl r8 │ │ │ │ │ rscseq r5, fp, r8, asr #7 │ │ │ │ │ ldrshteq r5, [fp], #48 @ 0x30 │ │ │ │ │ rscseq r5, fp, r8, lsl r4 │ │ │ │ │ rscseq r5, fp, r0, asr #8 │ │ │ │ │ adcseq sl, pc, r0, ror #9 │ │ │ │ │ @@ -2063125,15 +2062897,15 @@ │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ sbceq sl, r3, r0, lsl #11 │ │ │ │ │ sbceq sl, r3, r0, ror #9 │ │ │ │ │ adcseq r3, sp, r8, asr #24 │ │ │ │ │ rscseq r5, fp, r8, ror #8 │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ strheq r6, [r2], #232 @ 0xe8 │ │ │ │ │ - sbceq ip, r2, r8, lsl #5 │ │ │ │ │ + sbceq ip, r2, r0, ror #4 │ │ │ │ │ adcseq sl, sp, r0, lsl #21 │ │ │ │ │ adcseq r8, pc, r0, ror r6 @ │ │ │ │ │ sbceq r4, r2, r8, lsl #5 │ │ │ │ │ sbceq r7, r2, r0, lsr sl │ │ │ │ │ adcseq sp, pc, r8, lsl r9 @ │ │ │ │ │ adcseq ip, pc, r8, lsr #31 │ │ │ │ │ sbceq r2, r0, r0, asr #13 │ │ │ │ │ @@ -2063147,15 +2062919,15 @@ │ │ │ │ │ adcseq r6, sp, r0, asr #7 │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ umulleq r5, r0, r0, r4 │ │ │ │ │ ldrhteq r5, [fp], #72 @ 0x48 │ │ │ │ │ rscseq r5, fp, r0, ror #9 │ │ │ │ │ rscseq r5, fp, r8, lsl #10 │ │ │ │ │ - sbceq r0, r2, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ rscseq r5, fp, r0, lsr r5 │ │ │ │ │ adcseq r6, sp, r0, asr #20 │ │ │ │ │ sbceq sl, r3, r0, lsl r7 │ │ │ │ │ strheq r2, [r2], #72 @ 0x48 │ │ │ │ │ smlalseq lr, sl, r8, r9 │ │ │ │ │ sbceq sl, r2, r8, lsl #25 │ │ │ │ │ ldrhteq lr, [sl], #144 @ 0x90 │ │ │ │ │ @@ -2063163,20 +2062935,20 @@ │ │ │ │ │ sbceq r5, r1, r8, asr #17 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ strheq r4, [r1], #72 @ 0x48 │ │ │ │ │ ldrdeq r5, [r3], #120 @ 0x78 │ │ │ │ │ sbceq r5, r3, r8, ror #18 │ │ │ │ │ sbceq r3, r2, r0, lsr sl │ │ │ │ │ smulleq r5, r3, r0, r4 │ │ │ │ │ - ldrdeq ip, [r2], #120 @ 0x78 │ │ │ │ │ + strheq ip, [r2], #112 @ 0x70 │ │ │ │ │ sbceq r5, r3, r0, lsr #17 │ │ │ │ │ rscseq r5, fp, r8, asr r5 │ │ │ │ │ rscseq r1, fp, r8, lsr #26 │ │ │ │ │ sbceq r6, r2, r8, ror r3 │ │ │ │ │ - sbceq ip, r2, r8, lsr r7 │ │ │ │ │ + sbceq ip, r2, r0, lsl r7 │ │ │ │ │ sbceq r4, r2, r8, ror r3 │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ rscseq r5, r4, r1, asr sp │ │ │ │ │ rscseq r2, r4, r5, ror #29 │ │ │ │ │ rscseq r3, r4, r1, lsl r1 │ │ │ │ │ @@ -2067738,15 +2067510,15 @@ │ │ │ │ │ sbceq sl, r3, r8, lsl #10 │ │ │ │ │ sbceq r9, r3, r0, lsr r0 │ │ │ │ │ rscseq r1, fp, r0, lsr #27 │ │ │ │ │ ldrdeq sl, [r3], #80 @ 0x50 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r0, lsl ip │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ rscseq r5, fp, r8, asr #2 │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ rscseq r1, fp, r8, asr #27 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ sbceq r0, r0, r0, lsr #2 │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ sbceq r5, r2, r0, lsr #17 │ │ │ │ │ @@ -2067757,55 +2067529,55 @@ │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ sbceq lr, r1, r8, ror #23 │ │ │ │ │ sbceq r2, r0, r8, asr #17 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ adcseq ip, pc, r8, lsr #31 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r9, r2, r0, asr #3 │ │ │ │ │ - sbceq r3, r0, r8, asr r0 │ │ │ │ │ + sbceq r3, r0, r8 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ ldrsbteq r5, [fp], #120 @ 0x78 │ │ │ │ │ rscseq r5, fp, r8, asr #7 │ │ │ │ │ sbceq r1, r1, r0, asr #28 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ smulleq r2, r1, r8, r1 │ │ │ │ │ adcseq r0, lr, r8, lsr r5 │ │ │ │ │ ldrdeq r0, [r0], #40 @ 0x28 │ │ │ │ │ adcseq sl, sp, r0, ror #4 │ │ │ │ │ adcseq sl, ip, r0, lsl #31 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ adcseq sl, pc, r8, lsr #11 │ │ │ │ │ adcseq fp, pc, r0, lsr r0 @ │ │ │ │ │ - adcseq r9, fp, r8, lsl #5 │ │ │ │ │ + adcseq r9, fp, r0, ror #4 │ │ │ │ │ sbceq r9, r2, r8, lsl #30 │ │ │ │ │ ldrdeq sl, [r2], #240 @ 0xf0 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ ldrsbteq r4, [fp], #160 @ 0xa0 │ │ │ │ │ rscseq r4, fp, r8, ror #21 │ │ │ │ │ rscseq r4, fp, r0, lsl #22 │ │ │ │ │ umlalseq r9, r9, r0, lr @ │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r1, r0, r0, lsl #21 │ │ │ │ │ rscseq r5, fp, r8, ror r3 │ │ │ │ │ - sbceq r1, r2, r8, asr pc │ │ │ │ │ + sbceq r1, r2, r0, lsl #31 │ │ │ │ │ rscseq r4, fp, r0, lsr fp │ │ │ │ │ - adcseq r8, pc, r0, lsr #22 │ │ │ │ │ + adcseq r8, pc, r8, asr #22 │ │ │ │ │ strdeq lr, [r0], #128 @ 0x80 │ │ │ │ │ sbceq r4, r2, r8, lsr #11 │ │ │ │ │ sbceq r2, r1, r0, lsl #26 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ sbceq r1, r1, r8, lsr #1 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ rscseq r5, fp, r0, asr #8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r1, r0, r0, lsl #26 │ │ │ │ │ adcseq sl, pc, r0, ror #9 │ │ │ │ │ rscseq r5, fp, r0, ror r1 │ │ │ │ │ sbceq r5, r1, r0, ror #19 │ │ │ │ │ adcseq r1, lr, r0, asr #7 │ │ │ │ │ rscseq r5, fp, r8, lsl r4 │ │ │ │ │ adcseq r9, sl, r0, lsr #12 │ │ │ │ │ @@ -2073897,21 +2073669,21 @@ │ │ │ │ │ rscseq pc, r5, r0, asr #5 │ │ │ │ │ blt 2e15adc <_edata@@Base+0xbc2adc> │ │ │ │ │ ldrdeq r0, [r2], #80 @ 0x50 │ │ │ │ │ sbceq lr, r2, r8, asr #27 │ │ │ │ │ rscseq r4, fp, r0, lsr r2 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ sbceq sp, r0, r0, lsl r7 │ │ │ │ │ adcseq r2, sp, r8, ror r6 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @@ -2073944,15 +2073716,15 @@ │ │ │ │ │ ldrhteq r4, [fp], #48 @ 0x30 │ │ │ │ │ adcseq r3, sp, r0, lsr sl │ │ │ │ │ umlalseq r3, sp, r8, sl │ │ │ │ │ sbceq r1, r1, r8, lsr r2 │ │ │ │ │ sbceq sl, r0, r0, ror #4 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ - sbceq r0, r2, r0, asr sp │ │ │ │ │ + sbceq r0, r2, r0, lsr #27 │ │ │ │ │ rscseq r4, fp, r0, asr #8 │ │ │ │ │ rscseq r4, fp, r8, asr r4 │ │ │ │ │ rscseq r3, sl, r8, lsl #19 │ │ │ │ │ sbceq r5, r0, r8, lsl #15 │ │ │ │ │ rscseq r4, fp, r8, lsl #9 │ │ │ │ │ adcseq r6, sp, r0, lsr #9 │ │ │ │ │ rscseq r4, fp, r0, lsr #9 │ │ │ │ │ @@ -2073964,87 +2073736,87 @@ │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r8, r3, r0, ror fp │ │ │ │ │ rscseq r5, fp, r8, lsl r9 │ │ │ │ │ rscseq r5, fp, r0, asr #18 │ │ │ │ │ ldrhteq r5, [fp], #152 @ 0x98 │ │ │ │ │ sbceq r1, r0, r8, asr #22 │ │ │ │ │ - sbceq r5, r2, r8, lsr #1 │ │ │ │ │ + sbceq r5, r2, r8, asr #2 │ │ │ │ │ rscseq r4, fp, r0, lsl #10 │ │ │ │ │ - sbceq sp, r2, r8, ror #23 │ │ │ │ │ + sbceq sp, r2, r8, lsr ip │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ sbceq sp, r0, r8, lsl #5 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ adcseq r7, sp, r8, ror r6 │ │ │ │ │ rscseq r3, sl, r8, asr #19 │ │ │ │ │ ldrsbteq r7, [sp], r8 │ │ │ │ │ sbceq r0, r1, r0, asr #3 │ │ │ │ │ sbceq r8, r3, r8, lsr #26 │ │ │ │ │ sbceq sl, r3, r0, ror #9 │ │ │ │ │ sbceq r9, r3, r8, asr r0 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq r9, sl, r0, lsl #31 │ │ │ │ │ sbceq lr, r0, r8, lsl lr │ │ │ │ │ - sbceq sp, r1, r0, asr sp │ │ │ │ │ + sbceq sp, r1, r8, lsr #26 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ smulleq r8, r3, r8, fp │ │ │ │ │ - sbceq lr, r1, r8, ror #3 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + sbceq lr, r1, r0, lsl r2 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ adcseq lr, pc, r8, ror #18 │ │ │ │ │ rscseq r5, fp, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r8, lsr #31 │ │ │ │ │ rscseq r5, fp, r8, lsr #21 │ │ │ │ │ smulleq fp, r0, r0, r9 │ │ │ │ │ sbceq ip, r2, r0, lsr pc │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ sbceq r3, r2, r8, ror sp │ │ │ │ │ adcseq r8, sp, r8, lsl fp │ │ │ │ │ rscseq r3, sl, r8, ror #20 │ │ │ │ │ - ldrdeq r6, [r0], #0 │ │ │ │ │ + strdeq r6, [r0], #8 │ │ │ │ │ adcseq r8, sp, r8, ror #25 │ │ │ │ │ strheq r1, [r0], #72 @ 0x48 │ │ │ │ │ sbceq ip, r2, r8, ror r3 │ │ │ │ │ sbceq r3, r2, r8, asr r5 │ │ │ │ │ rscseq r5, fp, r0, ror fp │ │ │ │ │ sbceq sp, r0, r8, lsr r2 │ │ │ │ │ sbceq sp, r0, r8, asr #12 │ │ │ │ │ smlalseq r5, fp, r8, fp │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ sbceq fp, r2, r8, asr #22 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ sbcseq r2, r4, r0, asr sp │ │ │ │ │ - sbceq r8, r2, r8, lsl #10 │ │ │ │ │ + sbceq r8, r2, r0, lsr r5 │ │ │ │ │ ldrshteq sl, [sp], r0 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ sbceq pc, r0, r0, asr #13 │ │ │ │ │ umlalseq r4, pc, r0, lr @ │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ sbceq lr, r0, r0, lsr #22 │ │ │ │ │ rscseq r3, sl, r8, lsr #21 │ │ │ │ │ sbceq r9, r0, r0, lsr #17 │ │ │ │ │ adcseq r9, sp, r0, ror ip │ │ │ │ │ sbceq lr, r0, r0, ror #4 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ ldrdeq r0, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq r1, r1, r0, lsl #31 │ │ │ │ │ - umlalseq ip, pc, r8, fp @ │ │ │ │ │ + adcseq ip, pc, r0, ror fp @ │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ adcseq fp, sp, r8, lsr #6 │ │ │ │ │ sbceq r0, r0, r8, asr #17 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ rscseq r3, sl, r8, lsl #22 │ │ │ │ │ sbceq r8, r0, r8, lsl r4 │ │ │ │ │ strheq pc, [r2], #152 @ 0x98 @ │ │ │ │ │ - sbceq r3, r2, r8, asr #27 │ │ │ │ │ + sbceq r3, r2, r0, asr sp │ │ │ │ │ rscseq r4, fp, r0, lsr #3 │ │ │ │ │ ldrshteq r6, [r5], #169 @ 0xa9 │ │ │ │ │ rscseq r4, r5, r5, asr sl │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ rscseq r5, r5, r9, lsr #2 │ │ │ │ │ rscseq r5, r5, r1, ror #3 │ │ │ │ │ rscseq r5, r5, r5, lsl #3 │ │ │ │ │ @@ -2077113,15 +2076885,15 @@ │ │ │ │ │ rscseq pc, r5, r0, asr #5 │ │ │ │ │ ldmiblt r8, {ip, sp, lr, pc} │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ sbceq ip, r2, r0, lsr #22 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rscseq r2, fp, r0, ror #7 │ │ │ │ │ ldrshteq r2, [fp], #56 @ 0x38 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ adcseq sl, ip, r0, asr #18 │ │ │ │ │ @@ -2077167,24 +2076939,24 @@ │ │ │ │ │ sbceq r8, r3, r8, lsr ip │ │ │ │ │ sbceq r0, r0, r0, lsr #2 │ │ │ │ │ rscseq r2, fp, r0, asr #11 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ - ldrsbteq sl, [ip], r0 │ │ │ │ │ + adcseq sl, ip, r8, asr r5 │ │ │ │ │ sbceq r0, r0, r8, lsl #15 │ │ │ │ │ sbceq r0, r0, r8, asr #7 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ adcseq r5, ip, r0, ror pc │ │ │ │ │ adcseq r5, ip, r8, ror #31 │ │ │ │ │ rscseq r1, sl, r8, lsl #28 │ │ │ │ │ sbceq sl, r0, r0, ror fp │ │ │ │ │ ldrsbteq r6, [ip], r8 │ │ │ │ │ - smulleq r1, r1, r8, r1 @ │ │ │ │ │ + sbceq r1, r1, r0, asr #3 │ │ │ │ │ sbceq pc, r0, r8, ror #18 │ │ │ │ │ addeq r2, r1, r8, asr #2 │ │ │ │ │ addeq r1, r1, r0, lsl ip │ │ │ │ │ adcseq r9, fp, r0, ror fp │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ sbceq r9, r2, r0, lsr r0 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ @@ -2090786,18 +2090558,18 @@ │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ rscseq r6, fp, r0, asr pc │ │ │ │ │ rscseq r8, fp, r0, asr #3 │ │ │ │ │ rscseq r6, fp, r0, lsl #31 │ │ │ │ │ sbceq r4, r2, r8, lsr #16 │ │ │ │ │ andle ip, r9, r0, lsl #8 │ │ │ │ │ strdeq r0, [r3], #208 @ 0xd0 │ │ │ │ │ - sbceq sp, r2, r0, lsr r5 │ │ │ │ │ + sbceq sp, r2, r0, lsl #11 │ │ │ │ │ sbceq r0, r3, r8, lsl #10 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ sbceq r0, r3, r8, lsl #20 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rscseq r6, fp, r8, asr #31 │ │ │ │ │ rscseq r6, fp, r0, ror #31 │ │ │ │ │ sbceq r8, r3, r8, ror sp │ │ │ │ │ sbceq r1, r2, r0, lsr #17 │ │ │ │ │ @@ -2090807,15 +2090579,15 @@ │ │ │ │ │ strdeq r6, [r0], #168 @ 0xa8 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r5, sl, r8, asr #17 │ │ │ │ │ sbceq r8, r0, r8, ror #18 │ │ │ │ │ rscseq r7, fp, r8, lsr r0 │ │ │ │ │ adcseq r0, lr, r8, asr #6 │ │ │ │ │ adcseq r0, lr, r8, asr #7 │ │ │ │ │ - sbceq r6, r2, r8, lsl #15 │ │ │ │ │ + strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq pc, r2, r8, lsl #10 │ │ │ │ │ smlalseq r7, fp, r8, r0 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq sp, r2, r0, ror fp │ │ │ │ │ @@ -2090828,16 +2090600,16 @@ │ │ │ │ │ rscseq r5, fp, r8, lsr r7 │ │ │ │ │ rscseq sp, sl, r0, lsr #27 │ │ │ │ │ ldrshteq lr, [sl], #32 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ rscseq r8, fp, r0, lsl #6 │ │ │ │ │ sbceq r9, r2, r8, lsr r7 │ │ │ │ │ rscseq lr, sl, r8, lsl #6 │ │ │ │ │ - sbceq pc, r1, r8, ror #8 │ │ │ │ │ - sbceq sl, r2, r8, ror sp │ │ │ │ │ + smulleq pc, r1, r0, r4 @ │ │ │ │ │ + sbceq sl, r2, r0, lsr #27 │ │ │ │ │ rscseq lr, sl, r8, asr sl │ │ │ │ │ rscseq lr, sl, r0, ror sl │ │ │ │ │ rscseq r8, fp, r0, lsr r0 │ │ │ │ │ rscseq r8, fp, r8, asr r0 │ │ │ │ │ rscseq r8, fp, r0, lsr #2 │ │ │ │ │ rscseq r8, fp, r8, lsr r2 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ @@ -2090860,35 +2090632,35 @@ │ │ │ │ │ strdeq sl, [r1], r0 │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ rscseq r5, fp, r0, asr #23 │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ umulleq r2, r0, r0, r4 │ │ │ │ │ addeq r1, r1, r0, lsl ip │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ - strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ + sbceq lr, r0, r0, lsr #12 │ │ │ │ │ rscseq r5, fp, r0, lsl #11 │ │ │ │ │ andle r3, r0, r0, lsl #29 │ │ │ │ │ strheq r3, [r0], #192 @ 0xc0 │ │ │ │ │ sbceq r1, r1, r0, ror fp │ │ │ │ │ smlalseq lr, sl, r0, fp │ │ │ │ │ umulleq r2, r0, r8, r6 │ │ │ │ │ sbceq r8, r0, r0, asr #28 │ │ │ │ │ addeq ip, r1, r0, ror #19 │ │ │ │ │ addeq r9, r1, r0, ror #4 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ rscseq lr, sl, r8, lsr #23 │ │ │ │ │ rscseq lr, sl, r8, lsr ip │ │ │ │ │ - adcseq r4, pc, r0, lsl #31 │ │ │ │ │ + adcseq r4, pc, r8, asr pc @ │ │ │ │ │ rscseq r1, sl, r8, ror #6 │ │ │ │ │ - sbceq r6, r0, r0, ror #29 │ │ │ │ │ + sbceq r6, r0, r8, lsl #30 │ │ │ │ │ ldrhteq r6, [fp], r8 │ │ │ │ │ - adcseq r4, pc, r0, asr #23 │ │ │ │ │ - sbceq r2, r1, r8, lsr #1 │ │ │ │ │ + adcseq r4, pc, r0, lsl ip @ │ │ │ │ │ + ldrdeq r2, [r1], #0 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - sbceq r3, r1, r0, asr #28 │ │ │ │ │ + sbceq r3, r1, r8, ror #28 │ │ │ │ │ sbceq r7, r0, r0, lsl #26 │ │ │ │ │ sbceq r3, r1, r0, lsl r7 │ │ │ │ │ ldrshteq lr, [sl], #200 @ 0xc8 │ │ │ │ │ smulleq lr, r2, r0, lr │ │ │ │ │ rscseq lr, sl, r8, lsr #26 │ │ │ │ │ ldrdeq r4, [r4], r0 │ │ │ │ │ rscseq r8, fp, r8, asr #2 │ │ │ │ │ @@ -2090935,21 +2090707,21 @@ │ │ │ │ │ ldrdeq r3, [r0], r0 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ sbceq r1, r1, r8, asr #17 │ │ │ │ │ addeq r5, r0, r8, lsl lr │ │ │ │ │ addeq r9, r1, r0, asr r3 │ │ │ │ │ addeq r3, r0, r8, ror #28 │ │ │ │ │ @ instruction: 0x008059b8 │ │ │ │ │ - sbceq r4, r0, r0, ror #19 │ │ │ │ │ + sbceq r4, r0, r0, lsr sl │ │ │ │ │ sbceq r1, r1, r0, asr #13 │ │ │ │ │ ldrsbteq r5, [fp], #240 @ 0xf0 │ │ │ │ │ rscseq lr, sl, r0, ror #31 │ │ │ │ │ rscseq r8, fp, r0, asr r3 │ │ │ │ │ andle r8, r1, r0, lsr #13 │ │ │ │ │ - adcseq sl, pc, r8 │ │ │ │ │ + adcseq sl, pc, r0, lsr r0 @ │ │ │ │ │ rscseq r8, fp, r0, lsr #7 │ │ │ │ │ sbceq r0, r0, r0, ror #4 │ │ │ │ │ rscseq r1, sl, r8, lsl #14 │ │ │ │ │ adcseq r5, sp, r8, asr #29 │ │ │ │ │ sbceq lr, r1, r0, asr #8 │ │ │ │ │ rscseq r2, fp, r8, rrx │ │ │ │ │ rscseq r8, fp, r8, ror r3 │ │ │ │ │ @@ -2097646,20 +2097418,20 @@ │ │ │ │ │ adcseq r2, lr, r8, lsr #2 │ │ │ │ │ rscseq r7, fp, r0, lsl r4 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ @ instruction: 0x00844cb0 │ │ │ │ │ adcseq r2, lr, r0, lsr r3 │ │ │ │ │ ldrhteq r7, [fp], #72 @ 0x48 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ - adcseq ip, pc, r0, ror #24 │ │ │ │ │ + adcseq ip, pc, r8, lsr ip @ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ adcseq r4, pc, r0, ror r1 @ │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ - adcseq pc, pc, r8, asr #2 │ │ │ │ │ + adcseq pc, pc, r0, lsr #2 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq sp, r0, r8, lsr #6 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ umulleq r5, r0, r0, r4 │ │ │ │ │ adcseq r9, fp, r0, lsl #1 │ │ │ │ │ adcseq pc, pc, r8, ror r8 @ │ │ │ │ │ umlalseq sl, ip, r0, r9 │ │ │ │ │ @@ -2097668,48 +2097440,48 @@ │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ addeq r5, r0, r0, ror #9 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ sbceq r3, r1, r0, ror r1 │ │ │ │ │ sbceq sp, r0, r0, ror #14 │ │ │ │ │ sbceq r0, r1, r0, lsl #31 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ addeq r1, r1, r0, asr #23 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ sbceq r0, r2, r8, asr #27 │ │ │ │ │ adcseq lr, pc, r0, lsl #6 │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ rscseq r7, fp, r0, lsl #13 │ │ │ │ │ smulleq r4, r2, r0, lr │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ adcseq r3, lr, r8, lsl r1 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ umlalseq r8, pc, r0, r9 @ │ │ │ │ │ sbceq r2, r0, r8, lsl #30 │ │ │ │ │ sbceq r0, r0, r8, asr #2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ ldrshteq r3, [lr], r8 │ │ │ │ │ addeq r3, r0, r8, lsl #15 │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ - umlalseq r9, pc, r8, r1 @ │ │ │ │ │ + adcseq r9, pc, r0, asr #3 │ │ │ │ │ ldrhteq r9, [pc], r0 │ │ │ │ │ rscseq r7, fp, r0, asr #14 │ │ │ │ │ rscseq r7, fp, r8, asr r7 │ │ │ │ │ adcseq r9, r9, r8, ror #28 │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ - adcseq r9, pc, r0, ror #19 │ │ │ │ │ + adcseq r9, pc, r0, lsr sl @ │ │ │ │ │ strheq r8, [r2], #32 │ │ │ │ │ rscseq r7, fp, r0, ror r7 │ │ │ │ │ rscseq r7, fp, r8, lsl #15 │ │ │ │ │ ldrhteq r9, [fp], r0 │ │ │ │ │ ldrsbteq r7, [fp], #112 @ 0x70 │ │ │ │ │ sbceq r3, r1, r8, lsl lr │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ @@ -2097720,15 +2097492,15 @@ │ │ │ │ │ adcseq sl, sp, r0, ror #4 │ │ │ │ │ adcseq r9, sl, r8, lsl #25 │ │ │ │ │ ldrdeq lr, [r0], #160 @ 0xa0 │ │ │ │ │ ldrdeq r0, [r0], #40 @ 0x28 │ │ │ │ │ sbceq r4, r2, r8, lsl #5 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq ip, pc, r0, asr #3 │ │ │ │ │ - sbceq r1, r2, r8, asr pc │ │ │ │ │ + sbceq r1, r2, r0, lsl #31 │ │ │ │ │ sbceq r9, r2, r8, lsr #6 │ │ │ │ │ strheq sl, [r2], #72 @ 0x48 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ sbceq r8, r3, r8, lsr #26 │ │ │ │ │ adcseq ip, pc, r0, lsr pc @ │ │ │ │ │ rscseq r7, fp, r8, asr #22 │ │ │ │ │ sbceq r0, r0, r8, lsl #15 │ │ │ │ │ @@ -2100658,15 +2100430,15 @@ │ │ │ │ │ rscseq r3, r7, ip, lsr #26 │ │ │ │ │ rscseq r1, r7, r1, lsr fp │ │ │ │ │ rscseq r2, r7, r1, ror r3 │ │ │ │ │ ldrshteq r1, [r7], #201 @ 0xc9 │ │ │ │ │ smlalseq r1, r7, sp, ip │ │ │ │ │ rscseq r1, r7, r5, lsr #7 │ │ │ │ │ rscseq r1, r7, r9, asr #6 │ │ │ │ │ - sbceq r5, r2, r8, lsl #25 │ │ │ │ │ + strheq r5, [r2], #192 @ 0xc0 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r9, r2, r0, asr #3 │ │ │ │ │ ldrsbteq r8, [fp], #160 @ 0xa0 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ ldrheq r2, [r4], #192 @ 0xc0 │ │ │ │ │ ldrshteq r8, [fp], #168 @ 0xa8 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ @@ -2100700,21 +2100472,21 @@ │ │ │ │ │ sbcseq lr, r4, r0, lsr #17 │ │ │ │ │ sbceq pc, r0, r0, lsl r7 @ │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ - umlalseq sp, pc, r0, lr @ │ │ │ │ │ + adcseq sp, pc, r0, asr #28 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ ldrdeq r0, [r3], #40 @ 0x28 │ │ │ │ │ - sbceq r5, r2, r8, lsr ip │ │ │ │ │ + sbceq r5, r2, r0, ror #24 │ │ │ │ │ ldrdeq r0, [r0], #120 @ 0x78 │ │ │ │ │ sbceq r6, r2, r0, lsr #12 │ │ │ │ │ sbceq r5, r2, r0, lsr sl │ │ │ │ │ strdeq r8, [r2], #48 @ 0x30 │ │ │ │ │ sbceq pc, r2, r8, lsl #10 │ │ │ │ │ rscseq sl, fp, r8, lsr #23 │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ @@ -2100736,16 +2100508,16 @@ │ │ │ │ │ strdeq sp, [r0], #208 @ 0xd0 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq sl, r2, r8, lsl r4 │ │ │ │ │ adcseq fp, pc, r0, lsl #26 │ │ │ │ │ adcseq sp, lr, r8, lsr r5 │ │ │ │ │ strdeq r8, [r2], #8 │ │ │ │ │ umlalseq r4, pc, r0, lr @ │ │ │ │ │ - ldrsbteq r9, [fp], r0 │ │ │ │ │ - adcseq r9, sl, r8, asr r5 │ │ │ │ │ + adcseq r9, fp, r8, asr sl │ │ │ │ │ + adcseq r9, sl, r0, lsr r5 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ adcseq r9, sl, r0, lsl #31 │ │ │ │ │ rscseq sl, fp, r8, lsr #20 │ │ │ │ │ rscseq r1, r7, r1, lsl #8 │ │ │ │ │ rscseq r1, r7, sp, asr r4 │ │ │ │ │ ldrhteq r1, [r7], #73 @ 0x49 │ │ │ │ │ rscseq r1, r7, r5, lsl r5 │ │ │ │ │ @@ -2106777,75 +2106549,75 @@ │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ umlalseq r3, pc, r8, r7 @ │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbcseq r2, r4, r0, asr sp │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ sbceq r0, r2, r0, lsr r5 │ │ │ │ │ - sbceq r8, r2, r0, ror #4 │ │ │ │ │ + sbceq r8, r2, r8, lsr r2 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ sbceq sp, r2, r8, asr r5 │ │ │ │ │ sbceq r8, r2, r0, lsr #22 │ │ │ │ │ rscseq r5, fp, r0, lsr #2 │ │ │ │ │ sbceq sl, r3, r8, asr #17 │ │ │ │ │ sbceq sl, r3, r0, lsr r5 │ │ │ │ │ sbceq pc, r0, r0, lsr #17 │ │ │ │ │ sbceq lr, r2, r0, lsl r7 │ │ │ │ │ sbceq sl, r3, r8, asr r5 │ │ │ │ │ - sbceq r3, r0, r0, lsl #6 │ │ │ │ │ + sbceq r3, r0, r0, asr r3 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ sbceq r8, r3, r0, lsl #26 │ │ │ │ │ sbceq r8, r2, r8, lsl #15 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ sbceq r2, r1, r0, lsr #12 │ │ │ │ │ sbceq r4, r3, r0, lsl #26 │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ - sbceq r8, r2, r8, lsl #10 │ │ │ │ │ + sbceq r8, r2, r0, lsr r5 │ │ │ │ │ sbceq r5, r2, r0, lsr sl │ │ │ │ │ sbceq sp, r2, r0, ror fp │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ - strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ sbceq r6, r2, r0, lsr #12 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ sbceq r0, r2, r0, asr #8 │ │ │ │ │ adcseq r9, pc, r0, lsl #6 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ sbceq r4, r2, r8, lsl #5 │ │ │ │ │ - umlalseq sp, pc, r0, lr @ │ │ │ │ │ + adcseq sp, pc, r0, asr #28 │ │ │ │ │ sbceq r8, r3, r8, lsr #26 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ sbceq r9, r3, r8, asr r0 │ │ │ │ │ ldrdeq r0, [r0], #120 @ 0x78 │ │ │ │ │ sbceq r7, r2, r0, lsl #1 │ │ │ │ │ sbceq r9, r2, r0, asr #3 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ strheq r3, [r2], #232 @ 0xe8 │ │ │ │ │ sbceq r8, r3, r8, asr #27 │ │ │ │ │ sbceq sl, r2, r8, lsl r9 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ strdeq r8, [r3], #208 @ 0xd0 │ │ │ │ │ - sbceq r0, r2, r0, ror r1 │ │ │ │ │ + smulleq r0, r2, r8, r1 │ │ │ │ │ adcseq sl, pc, r0, asr sp @ │ │ │ │ │ strheq r0, [r0], #152 @ 0x98 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ sbceq r4, r2, r8, ror #3 │ │ │ │ │ ldrsbteq ip, [pc], r0 │ │ │ │ │ rscseq r8, fp, r8, asr #27 │ │ │ │ │ - sbceq lr, r1, r8, ror #3 │ │ │ │ │ + sbceq lr, r1, r0, lsl r2 │ │ │ │ │ sbceq lr, r1, r8, lsr #1 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ - adcseq sl, sp, r8, lsl #15 │ │ │ │ │ + adcseq sl, sp, r0, ror #14 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ strheq sl, [r2], #72 @ 0x48 │ │ │ │ │ sbceq r6, r0, r0, lsl r2 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r7, sl, r8, lsl #31 │ │ │ │ │ sbceq sl, r0, r0, ror #14 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ @@ -2106860,29 +2106632,29 @@ │ │ │ │ │ umlalseq r1, r2, r8, r1 │ │ │ │ │ ldrshteq pc, [r7], r0 @ │ │ │ │ │ adcseq r0, r8, r0, asr #3 │ │ │ │ │ ldrsbteq sl, [pc], r8 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ rscseq r1, sl, r8, ror #16 │ │ │ │ │ adcseq r4, r9, r0, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, lsr #6 │ │ │ │ │ + adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r5, r0, r8, lsr #11 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ adceq fp, r6, r0, lsr fp │ │ │ │ │ adceq fp, r6, r8, asr #22 │ │ │ │ │ adceq fp, r6, r0, ror #22 │ │ │ │ │ rscseq r1, sl, r8, lsl #19 │ │ │ │ │ strdeq r7, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq r0, fp, r8, lsl sp │ │ │ │ │ - sbceq r2, r0, r8, asr r5 │ │ │ │ │ + sbceq r2, r0, r0, lsl #11 │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ - adcseq r9, sl, r0, lsr #22 │ │ │ │ │ - adcseq sl, ip, r8, asr #22 │ │ │ │ │ - umlalseq r9, pc, r8, r1 @ │ │ │ │ │ + ldrshteq r9, [sl], r8 │ │ │ │ │ + adcseq sl, ip, r0, lsr #22 │ │ │ │ │ + adcseq r9, pc, r0, asr #3 │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ sbceq r6, r2, r0, lsl #1 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq pc, r2, r8, lsl #10 │ │ │ │ │ sbcseq r0, r4, r8, lsr ip │ │ │ │ │ ldrhteq r9, [fp], r0 │ │ │ │ │ @@ -2106903,15 +2106675,15 @@ │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbceq sl, r3, r0, lsl #11 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ adcseq fp, pc, r8, ror r3 @ │ │ │ │ │ sbceq r2, r1, r0, asr r3 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ umlalseq ip, pc, r8, r1 @ │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq r2, r2, r8, lsr #26 │ │ │ │ │ sbceq r8, r2, r0, lsr #7 │ │ │ │ │ sbceq r9, r2, r8, lsr #6 │ │ │ │ │ sbceq lr, r1, r8, ror #23 │ │ │ │ │ smulleq r0, r2, r0, r4 │ │ │ │ │ @@ -2106922,33 +2106694,33 @@ │ │ │ │ │ sbceq r8, r3, r0, lsr #27 │ │ │ │ │ rscseq r8, fp, r8, lsl lr │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ rscseq r2, fp, r8, asr #1 │ │ │ │ │ sbceq ip, r2, r0, lsl #6 │ │ │ │ │ sbceq r9, r2, r8, asr r5 │ │ │ │ │ ldrsbteq lr, [pc], r8 │ │ │ │ │ - sbceq pc, r1, r0, ror #29 │ │ │ │ │ + sbceq pc, r1, r8, lsl #30 │ │ │ │ │ smlalseq r8, fp, r8, r6 │ │ │ │ │ rscseq r8, fp, r0, asr #13 │ │ │ │ │ rscseq r8, fp, r8, ror #13 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ adcseq r2, r4, r0, lsr #27 │ │ │ │ │ ldrsbteq r9, [r9], r8 │ │ │ │ │ ldrshteq r8, [fp], #208 @ 0xd0 │ │ │ │ │ sbceq r6, r2, r0, lsl #26 │ │ │ │ │ ldrdeq r8, [r2], #240 @ 0xf0 │ │ │ │ │ adcseq sl, r3, r0, lsr #17 │ │ │ │ │ - ldrsbteq lr, [r3], r8 │ │ │ │ │ + adcseq lr, r3, r0, lsl #26 │ │ │ │ │ strheq r8, [r3], #112 @ 0x70 │ │ │ │ │ sbceq sp, r1, r8, asr #17 │ │ │ │ │ sbceq r3, r0, r8, lsr r2 │ │ │ │ │ sbceq r9, r3, r8, ror #3 │ │ │ │ │ sbceq r9, r3, r0, lsl r2 │ │ │ │ │ sbceq r9, r3, r0, lsr #2 │ │ │ │ │ - sbceq sp, r2, r8, ror #23 │ │ │ │ │ + sbceq sp, r2, r8, lsr ip │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ adcseq r7, ip, r8, asr #25 │ │ │ │ │ strdeq r0, [r2], #168 @ 0xa8 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ adcseq r8, ip, r8, asr #21 │ │ │ │ │ @@ -2112875,45 +2112647,45 @@ │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ sbceq r0, r0, r8, lsl #15 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ adcseq r9, r3, r8, ror r3 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ - sbceq r6, r2, r0, ror #19 │ │ │ │ │ + strheq r6, [r2], #152 @ 0x98 │ │ │ │ │ ldrdeq r9, [r1], #120 @ 0x78 │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ sbceq lr, r1, r8, ror #23 │ │ │ │ │ - umlalseq sp, pc, r0, lr @ │ │ │ │ │ + adcseq sp, pc, r0, asr #28 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ ldrdeq r0, [r3], #40 @ 0x28 │ │ │ │ │ sbceq r6, r2, r0, lsr #12 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ adcseq lr, r3, r0, ror fp │ │ │ │ │ - umlalseq r9, pc, r8, r1 @ │ │ │ │ │ + adcseq r9, pc, r0, asr #3 │ │ │ │ │ ldrhteq r9, [fp], r0 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ adcseq sp, r3, r8, lsr #31 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ adcseq sp, pc, r0, asr #18 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ - sbceq r2, r1, r0, asr #13 │ │ │ │ │ + sbceq r2, r1, r0, ror r6 │ │ │ │ │ sbceq r0, r1, r0, ror #29 │ │ │ │ │ - sbceq r0, r2, r0, ror r1 │ │ │ │ │ + smulleq r0, r2, r8, r1 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ strdeq r5, [r1], #8 │ │ │ │ │ sbceq r8, r3, r0, asr #23 │ │ │ │ │ adcseq sp, pc, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r8, ror #23 │ │ │ │ │ adcseq ip, pc, r8, lsr #16 │ │ │ │ │ - sbceq r5, r2, r8, lsl #25 │ │ │ │ │ + strheq r5, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r8, r3, r0, lsl ip │ │ │ │ │ adcseq ip, pc, r8, asr #27 │ │ │ │ │ sbceq r8, r3, r8, lsr ip │ │ │ │ │ sbceq r8, r3, r0, ror #24 │ │ │ │ │ sbceq r9, r1, r8, ror #18 │ │ │ │ │ smulleq r8, r3, r8, fp │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ @@ -2112923,78 +2112695,78 @@ │ │ │ │ │ adcseq fp, pc, r8 │ │ │ │ │ ldrsbteq ip, [pc], r0 │ │ │ │ │ adcseq r0, lr, r0, lsr #6 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ adcseq ip, pc, r0, lsr pc @ │ │ │ │ │ ldrdeq lr, [r0], #120 @ 0x78 │ │ │ │ │ adcseq lr, pc, r0, asr r3 @ │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ sbceq r4, r2, r8, ror #18 │ │ │ │ │ sbceq lr, r0, r0, ror #9 │ │ │ │ │ adcseq r9, r9, r0, lsl #31 │ │ │ │ │ - umlalseq ip, pc, r8, fp @ │ │ │ │ │ + adcseq ip, pc, r0, ror fp @ │ │ │ │ │ ldrshteq r7, [fp], #176 @ 0xb0 │ │ │ │ │ strheq r8, [r2], #32 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ adcseq r9, sl, r0, lsl #31 │ │ │ │ │ sbceq r9, r2, r8, lsr #6 │ │ │ │ │ - sbceq sp, r1, r0, asr sp │ │ │ │ │ + sbceq sp, r1, r8, lsr #26 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ - strdeq r0, [r0], #168 @ 0xa8 │ │ │ │ │ - ldrsbteq sl, [ip], r0 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ + ldrdeq r0, [r0], #160 @ 0xa0 │ │ │ │ │ + adcseq sl, ip, r8, asr r5 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ ldrhteq r8, [fp], #152 @ 0x98 │ │ │ │ │ rscseq r8, fp, r0, ror #19 │ │ │ │ │ ldrshteq r0, [lr], r0 │ │ │ │ │ - ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ + strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ adcseq r0, lr, r0, ror sp │ │ │ │ │ adcseq r9, sl, r8, lsl #25 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ ldrdeq r0, [r0], #40 @ 0x28 │ │ │ │ │ - sbceq lr, r0, r0, lsr #17 │ │ │ │ │ + sbceq lr, r0, r8, ror r8 │ │ │ │ │ sbceq pc, r0, r8, ror r3 @ │ │ │ │ │ sbceq sp, r0, r8, lsr #6 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ ldrdeq pc, [r1], #200 @ 0xc8 │ │ │ │ │ - sbceq r2, r2, r0, lsr r5 │ │ │ │ │ - sbceq r2, r0, r0, lsl #11 │ │ │ │ │ + sbceq r2, r2, r8, lsl #10 │ │ │ │ │ + sbceq r2, r0, r8, asr r5 │ │ │ │ │ adcseq r9, r9, r8, ror #28 │ │ │ │ │ sbceq r4, r2, r0, asr #3 │ │ │ │ │ ldrshteq r1, [lr], r8 │ │ │ │ │ adcseq r9, pc, r0, lsr r0 @ │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ sbceq r2, r2, r0, asr #23 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ strdeq ip, [r0], r0 │ │ │ │ │ addeq ip, r1, r0, lsr #12 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ adcseq r9, sl, r0, lsr #12 │ │ │ │ │ rscseq r7, fp, r0, lsr lr │ │ │ │ │ smulleq r4, r2, r0, lr │ │ │ │ │ - sbceq pc, r0, r0, asr #3 │ │ │ │ │ + strdeq pc, [r0], #8 │ │ │ │ │ rscseq r7, fp, r8, asr #28 │ │ │ │ │ rscseq r8, fp, r8, lsl #20 │ │ │ │ │ rscseq r7, fp, r8, ror lr │ │ │ │ │ strdeq r5, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r9, r2, r0, asr #3 │ │ │ │ │ - sbceq r1, r2, r8, asr pc │ │ │ │ │ + sbceq r1, r2, r0, lsl #31 │ │ │ │ │ smlalseq r7, fp, r0, lr │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ rscseq r8, fp, r0, lsr sl │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq r3, r1, r8, lsl lr │ │ │ │ │ ldrdeq r8, [r3], #200 @ 0xc8 │ │ │ │ │ - adcseq r9, fp, r0, lsr pc │ │ │ │ │ + adcseq r9, fp, r8, asr pc │ │ │ │ │ sbceq r6, r2, r0, asr #13 │ │ │ │ │ sbceq pc, r1, r0, ror r6 @ │ │ │ │ │ sbceq r6, r2, r0, asr #23 │ │ │ │ │ sbceq r8, r2, r0, lsl #1 │ │ │ │ │ - sbceq r4, r2, r8, asr #7 │ │ │ │ │ + sbceq r4, r2, r0, lsr #7 │ │ │ │ │ adcseq r4, pc, r0, ror r1 @ │ │ │ │ │ sbceq r0, r0, r8, lsl r4 │ │ │ │ │ ldrsbteq fp, [pc], r8 │ │ │ │ │ sbceq r2, r3, r0, ror #9 │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ @@ -2127045,29 +2126817,29 @@ │ │ │ │ │ strheq r8, [r0], #192 @ 0xc0 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ adcseq pc, pc, r8, asr r5 @ │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ sbceq sp, r2, r0, asr #13 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r7, sl, r8, asr #8 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ @ instruction: 0x010bb290 │ │ │ │ │ adcseq r9, lr, r0, ror ip │ │ │ │ │ ldrhteq r9, [lr], r0 │ │ │ │ │ - sbceq r2, r2, r8, lsr #11 │ │ │ │ │ + sbceq r2, r2, r0, ror r6 │ │ │ │ │ sbceq r9, r0, r8, ror r8 │ │ │ │ │ rscseq r7, sl, r8, lsr #9 │ │ │ │ │ adcseq sl, lr, r8, ror r1 │ │ │ │ │ - sbceq lr, r1, r8, ror #13 │ │ │ │ │ + sbceq lr, r1, r0, asr r8 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ sbceq r9, r0, r0, lsl ip │ │ │ │ │ sbceq r5, r0, r8, lsr #11 │ │ │ │ │ sbceq r7, r2, r8, asr #27 │ │ │ │ │ sbceq r1, r0, r8, asr #7 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ @@ -2127099,32 +2126871,32 @@ │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r6, r2, r0, ror #29 │ │ │ │ │ tsteq fp, r0, ror r4 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ smlabbeq fp, r8, r4, fp │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ adcseq ip, lr, r8, ror r7 │ │ │ │ │ rscseq r7, sl, r8, lsl #10 │ │ │ │ │ sbceq r7, r0, r8, lsl #20 │ │ │ │ │ adcseq ip, lr, r0, lsr r9 │ │ │ │ │ sbceq ip, r0, r0, lsr r0 │ │ │ │ │ sbceq sp, r2, r8, lsr #11 │ │ │ │ │ - sbceq lr, r1, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r1], #88 @ 0x58 │ │ │ │ │ ldrshteq ip, [lr], r8 │ │ │ │ │ rscseq r7, sl, r8, ror #10 │ │ │ │ │ - sbceq sl, r0, r8, lsr #16 │ │ │ │ │ + sbceq sl, r0, r0, asr r8 │ │ │ │ │ adcseq ip, lr, r8, asr #29 │ │ │ │ │ sbceq r1, r2, r8, lsr #21 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ smulleq r2, r0, r8, fp │ │ │ │ │ ldrhteq sp, [lr], r8 │ │ │ │ │ rscseq r7, sl, r8, asr #11 │ │ │ │ │ sbceq pc, r2, r0, ror #19 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ umlalseq lr, pc, r8, r6 @ │ │ │ │ │ sbceq r3, r0, r0, lsl #31 │ │ │ │ │ @@ -2127144,39 +2126916,39 @@ │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ sbceq pc, r0, r0, ror r6 @ │ │ │ │ │ rscseq r7, sl, r8, asr #12 │ │ │ │ │ ldrsbteq lr, [lr], r0 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ - sbceq r9, r2, r8, asr pc │ │ │ │ │ - sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ + sbceq sl, r2, r8 │ │ │ │ │ + sbceq pc, r1, r0, ror #24 │ │ │ │ │ rscseq r7, sl, r8, ror #12 │ │ │ │ │ adcseq lr, lr, r8, ror sl │ │ │ │ │ umlalseq r9, r9, r8, fp @ │ │ │ │ │ sbceq ip, r2, r8, lsr #31 │ │ │ │ │ rscseq r7, sl, r8, lsl #13 │ │ │ │ │ ldrsbteq lr, [lr], r8 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ adcseq sl, ip, r8, ror #18 │ │ │ │ │ - strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq pc, lr, r0, ror r4 @ │ │ │ │ │ rscseq r7, sl, r8, lsr #13 │ │ │ │ │ sbceq r8, r0, r8, asr #27 │ │ │ │ │ adcseq pc, lr, r8, ror #11 │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ sbceq pc, r2, r0, lsl #31 │ │ │ │ │ adcseq pc, lr, r8, lsl #20 │ │ │ │ │ adcseq pc, lr, r0, asr #20 │ │ │ │ │ sbcseq sl, r4, r8, lsr ip │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ sbceq r1, r3, r0, lsl ip │ │ │ │ │ rscseq r5, fp, r8, ror r3 │ │ │ │ │ sbceq r9, r3, r8, asr r0 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq sl, r3, r0, ror #9 │ │ │ │ │ rscseq r1, fp, r8, asr #27 │ │ │ │ │ @@ -2127201,15 +2126973,15 @@ │ │ │ │ │ adcseq r0, pc, r0, lsl #3 │ │ │ │ │ sbceq r8, r0, r8, lsl #30 │ │ │ │ │ adcseq r0, pc, r0, lsr #4 │ │ │ │ │ sbceq r9, r3, r0, lsr #2 │ │ │ │ │ rscseq r7, sl, r8, ror #13 │ │ │ │ │ sbceq r9, r0, r8, ror sp │ │ │ │ │ adcseq r0, pc, r0, lsl #8 │ │ │ │ │ - sbceq r2, r3, r8, asr #12 │ │ │ │ │ + sbceq r2, r3, r0, ror r6 │ │ │ │ │ sbceq r8, r3, r8, ror sp │ │ │ │ │ adcseq r9, r9, r0, lsr #7 │ │ │ │ │ rscseq r8, fp, r8, asr pc │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ sbceq r3, r0, r0, lsl r7 │ │ │ │ │ rscseq r7, sl, r8, lsr #14 │ │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ │ @@ -2127226,15 +2126998,15 @@ │ │ │ │ │ strheq r8, [r3], #112 @ 0x70 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ sbceq r6, r2, r0, lsl r7 │ │ │ │ │ strheq r0, [r2], #192 @ 0xc0 │ │ │ │ │ ldrdeq fp, [fp, -r8] │ │ │ │ │ sbceq r6, r2, r0, ror fp │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ ldrdeq r7, [r0], #200 @ 0xc8 │ │ │ │ │ sbceq r8, r3, r8, asr pc │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ rscseq r8, fp, r0, lsr #12 │ │ │ │ │ adcseq r1, pc, r0, asr r3 @ │ │ │ │ │ sbceq r6, r2, r8, asr #27 │ │ │ │ │ sbceq lr, r2, r0, ror #14 │ │ │ │ │ @@ -2127243,17 +2127015,17 @@ │ │ │ │ │ sbceq sp, r2, r0, ror fp │ │ │ │ │ strheq fp, [r2], #152 @ 0x98 │ │ │ │ │ adcseq r1, pc, r8, ror r6 @ │ │ │ │ │ ldrhteq r1, [pc], r8 │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ - sbceq r2, r3, r8, lsr #11 │ │ │ │ │ + ldrdeq r2, [r3], #80 @ 0x50 │ │ │ │ │ rscseq r7, sl, r8, asr #14 │ │ │ │ │ - strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r5, r0, r0, asr #18 │ │ │ │ │ sbceq r3, r0, r0, lsl #16 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ @ instruction: 0x010bb9b0 │ │ │ │ │ adcseq r1, pc, r0, lsr #28 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ @@ -2127265,15 +2127037,15 @@ │ │ │ │ │ sbceq r5, r1, r8, ror r8 │ │ │ │ │ rscseq r7, sl, r8, asr #15 │ │ │ │ │ sbceq r7, r0, r8, lsr #26 │ │ │ │ │ smulleq pc, r2, r0, r9 @ │ │ │ │ │ rscseq r7, sl, r8, lsl #16 │ │ │ │ │ sbceq sl, r0, r0, lsr #17 │ │ │ │ │ sbceq pc, r2, r0, asr #18 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ ldrhteq r9, [pc], r0 │ │ │ │ │ rscseq r7, sl, r8, asr #16 │ │ │ │ │ adcseq r3, pc, r8, lsl r2 @ │ │ │ │ │ sbceq ip, r1, r0, lsl #1 │ │ │ │ │ addeq r5, r0, r8, lsl #10 │ │ │ │ │ sbceq r0, r2, r8, lsl #25 │ │ │ │ │ @@ -2127290,139 +2127062,139 @@ │ │ │ │ │ sbceq r9, r3, r0, lsr #27 │ │ │ │ │ adcseq r3, pc, r0, lsr lr @ │ │ │ │ │ sbceq r1, r0, r8, asr #22 │ │ │ │ │ sbceq r1, r2, r8, lsl #30 │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ rscseq r8, fp, r0, lsr pc │ │ │ │ │ smlatbeq fp, r0, sp, sp │ │ │ │ │ - sbceq r8, r2, r8, lsr #11 │ │ │ │ │ + ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ ldrhteq r3, [pc], r8 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ - sbceq r5, r2, r8, lsr #16 │ │ │ │ │ + sbceq r5, r2, r0, lsl #16 │ │ │ │ │ adcseq fp, pc, r0, lsr r5 @ │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ sbceq r8, r3, r8, lsr #31 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ ldrshteq r9, [sl], r8 │ │ │ │ │ adcseq lr, pc, r8, lsr ip @ │ │ │ │ │ strdeq r8, [r3], #168 @ 0xa8 │ │ │ │ │ sbceq r9, r3, r8 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ sbceq r7, r0, r0, lsl #11 │ │ │ │ │ sbceq sp, r2, r0, lsr #7 │ │ │ │ │ - sbceq r0, r2, r0, asr sp │ │ │ │ │ + sbceq r0, r2, r0, lsr #27 │ │ │ │ │ adcseq fp, pc, r8, lsr #21 │ │ │ │ │ sbcseq r2, r4, r0, asr sp │ │ │ │ │ rscseq r1, fp, r0, lsr pc │ │ │ │ │ sbceq ip, r2, r0, lsr r5 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ sbceq r5, r1, r8, asr r5 │ │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ │ sbceq lr, r2, r8, lsr r2 │ │ │ │ │ - adcseq r8, pc, r8, asr sl @ │ │ │ │ │ + ldrshteq r8, [pc], r8 │ │ │ │ │ adcseq r5, pc, r0, asr #14 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ smlatbeq fp, r8, lr, fp │ │ │ │ │ - sbceq r8, r2, r8, lsl #10 │ │ │ │ │ + sbceq r8, r2, r0, lsr r5 │ │ │ │ │ sbceq sp, r2, r8, ror r3 │ │ │ │ │ strdeq sp, [r1], #168 @ 0xa8 │ │ │ │ │ rscseq r1, fp, r8, lsr #31 │ │ │ │ │ adcseq r5, pc, r8, ror #19 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ smlabteq fp, r8, sp, sp │ │ │ │ │ strdeq sp, [fp, -r0] │ │ │ │ │ smulleq r9, r2, r8, fp │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ │ sbceq r1, r2, r0, asr #18 │ │ │ │ │ addeq r5, r0, r8, ror #8 │ │ │ │ │ addeq r3, r0, r0, ror #14 │ │ │ │ │ - umlalseq r9, pc, r8, r1 @ │ │ │ │ │ + adcseq r9, pc, r0, asr #3 │ │ │ │ │ ldrdeq r0, [r2], #80 @ 0x50 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ sbceq r9, r2, r0, ror #14 │ │ │ │ │ sbceq r5, r2, r0, lsl #21 │ │ │ │ │ - adcseq r9, sl, r8, asr r5 │ │ │ │ │ + adcseq r9, sl, r0, lsr r5 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - sbceq r3, r2, r0, ror r6 │ │ │ │ │ + sbceq r3, r2, r0, asr #13 │ │ │ │ │ smulleq r8, r3, r0, lr │ │ │ │ │ sbceq r0, r1, r8, ror #13 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ ldrdeq r7, [r3], #160 @ 0xa0 │ │ │ │ │ - sbceq sl, r2, r8 │ │ │ │ │ + ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ sbceq r4, r1, r0, lsr #7 │ │ │ │ │ ldrdeq r0, [r3], #40 @ 0x28 │ │ │ │ │ - strdeq lr, [r1], #88 @ 0x58 │ │ │ │ │ + smulleq lr, r1, r8, r6 │ │ │ │ │ ldrshteq r5, [fp], #128 @ 0x80 │ │ │ │ │ - sbceq r5, r2, r8, lsr #1 │ │ │ │ │ + sbceq r5, r2, r8, asr #2 │ │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ │ smlatbeq fp, r8, r8, lr │ │ │ │ │ smlatteq fp, r0, r8, lr │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ smlabbeq fp, r0, r9, lr │ │ │ │ │ @ instruction: 0x010be9b8 │ │ │ │ │ strdeq lr, [fp, -r0] │ │ │ │ │ ldrdeq r8, [r3], #240 @ 0xf0 │ │ │ │ │ - sbceq ip, r2, r8, asr #12 │ │ │ │ │ + sbceq ip, r2, r0, asr #13 │ │ │ │ │ umlalseq r4, pc, r0, lr @ │ │ │ │ │ strdeq lr, [fp, -r8] │ │ │ │ │ sbceq sp, r1, r8, asr #22 │ │ │ │ │ rscseq r5, fp, r8, lsr r2 │ │ │ │ │ sbceq r3, r3, r0, ror #9 │ │ │ │ │ - sbceq sp, r2, r8, ror #23 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq sp, r2, r8, lsr ip │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ ldrdeq r0, [r2], #40 @ 0x28 │ │ │ │ │ sbceq r8, r3, r0, ror fp │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ sbceq r2, r0, r8, asr #7 │ │ │ │ │ sbceq sp, r1, r0, ror #29 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x010bde90 │ │ │ │ │ adcseq fp, pc, r8, ror r3 @ │ │ │ │ │ smlabteq fp, r8, r0, ip │ │ │ │ │ smlatteq fp, r0, r0, ip │ │ │ │ │ - sbceq r4, r0, r8, ror #28 │ │ │ │ │ + sbceq r4, r0, r0, asr #28 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ strdeq ip, [r2], #48 @ 0x30 │ │ │ │ │ strheq ip, [fp, -r0] │ │ │ │ │ sbceq r9, r3, r8, lsr #1 │ │ │ │ │ sbceq r4, r3, r0, lsl r7 │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ sbceq r9, r3, r0, lsl #1 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ smlabbeq fp, r8, r1, ip │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ - adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ + adcseq lr, pc, r8, lsl #20 │ │ │ │ │ smlatbeq fp, r0, r1, ip │ │ │ │ │ sbceq r1, r0, r8, ror #28 │ │ │ │ │ tsteq fp, r0, lsl r6 @ │ │ │ │ │ @ instruction: 0x010bf690 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - sbceq r7, r2, r0, lsr pc │ │ │ │ │ + sbceq r7, r2, r8, asr pc │ │ │ │ │ tsteq fp, r0, ror r7 @ │ │ │ │ │ sbceq r2, r0, r0, lsr r5 │ │ │ │ │ strdeq r0, [r2], #168 @ 0xa8 │ │ │ │ │ rscseq r7, sl, r8, lsr #18 │ │ │ │ │ tsteq fp, r0, asr sl @ │ │ │ │ │ smulleq r4, r3, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #28 @ │ │ │ │ │ smlabbeq fp, r0, lr, pc @ │ │ │ │ │ - sbceq r1, r0, r0, lsl #11 │ │ │ │ │ + sbceq r1, r0, r8, lsr #11 │ │ │ │ │ sbceq r1, r3, r0, ror r1 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ rscseq r7, sl, r8, asr #18 │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ strheq r3, [r3], #112 @ 0x70 │ │ │ │ │ sbceq r2, r3, r0, lsl r7 │ │ │ │ │ @@ -2127441,15 +2127213,15 @@ │ │ │ │ │ tsteq ip, r0, lsl r9 │ │ │ │ │ tsteq ip, r0, asr r9 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ tsteq ip, r0, ror #20 │ │ │ │ │ @ instruction: 0x010c0a98 │ │ │ │ │ adcseq fp, pc, r8, asr #22 │ │ │ │ │ addeq ip, r1, r0, asr sp │ │ │ │ │ - sbceq sp, r1, r8, lsl #20 │ │ │ │ │ + sbceq sp, r1, r0, lsr sl │ │ │ │ │ rscseq r7, sl, r8, ror #18 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ rscseq r3, r8, r1, ror sl │ │ │ │ │ ldrsbteq r1, [r8], #161 @ 0xa1 │ │ │ │ │ rscseq r1, r8, r5, asr #29 │ │ │ │ │ @@ -2133922,15 +2133694,15 @@ │ │ │ │ │ tsteq r0, r8, lsr r5 │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ │ rscseq r0, fp, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ │ sbceq r1, r0, r8, ror #3 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ - sbceq r5, r0, r8, ror #3 │ │ │ │ │ + sbceq r5, r0, r0, lsl r2 │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ │ umlalseq r2, r4, r0, lr │ │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ │ ldrshteq r9, [r9], r0 │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ @@ -2136265,15 +2136037,15 @@ │ │ │ │ │ ldrdeq lr, [r1], #160 @ 0xa0 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ adcseq r2, r4, r0, lsl r7 │ │ │ │ │ adcseq r1, r4, r0, lsr #7 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ - adcseq pc, r3, r8, lsr #6 │ │ │ │ │ + adcseq pc, r3, r0, lsl #6 │ │ │ │ │ tsteq r2, r8, lsl #10 │ │ │ │ │ sbceq sl, r0, r0, lsr #17 │ │ │ │ │ adcseq r9, r9, r0, lsl #16 │ │ │ │ │ tsteq r3, r8, asr r6 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ addeq pc, r0, r8, asr r5 @ │ │ │ │ │ @@ -2136285,15 +2136057,15 @@ │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ sbceq r0, r3, r8, lsr #11 │ │ │ │ │ @ instruction: 0x011329b8 │ │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ │ - sbceq r3, r2, r0, ror r1 │ │ │ │ │ + sbceq r3, r2, r8, ror #3 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ │ sbcseq r8, r4, r0, lsr sl │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrdeq r7, [r2], #80 @ 0x50 │ │ │ │ │ @@ -2136330,15 +2136102,15 @@ │ │ │ │ │ addeq r7, r1, r8, asr #12 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ sbceq r0, r2, r8, lsr #6 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq r4, r2, r0, asr sp │ │ │ │ │ tsteq r3, r0, asr #11 │ │ │ │ │ - sbceq r3, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq r3, [r2], #160 @ 0xa0 │ │ │ │ │ @ instruction: 0x011315d8 │ │ │ │ │ sbceq pc, r1, r8, lsl #10 │ │ │ │ │ sbceq ip, r2, r0, lsl ip │ │ │ │ │ tsteq r2, r8, lsr #12 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ │ sbceq r4, r2, r0, lsr #22 │ │ │ │ │ @@ -2136357,15 +2136129,15 @@ │ │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ │ addeq r7, r1, r8, asr r0 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011316f8 │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ - sbceq r7, r2, r8, asr pc │ │ │ │ │ + sbceq r7, r2, r0, lsr pc │ │ │ │ │ tsteq r3, r0, lsl #11 │ │ │ │ │ tsteq r3, r8, lsr #14 │ │ │ │ │ @ instruction: 0x01131398 │ │ │ │ │ rscseq r5, r9, sp, lsr #9 │ │ │ │ │ rscseq r5, r9, r9, lsr #4 │ │ │ │ │ rscseq r5, r9, sp, asr #3 │ │ │ │ │ rscseq r5, r9, r5, asr #1 │ │ │ │ │ @@ -2140768,15 +2140540,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq sp, [r7], #136 @ 0x88 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ smlalseq sl, r9, r0, r4 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ adcseq r7, fp, r0, ror #20 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2140784,15 +2140556,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r1, [r1], #57 @ 0x39 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2140832,23 +2140604,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq pc, [sp], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r8, ror r3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrhteq r7, [sl], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2140928,15 +2140700,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, asr r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r4, sl, r0, lsl ip │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r7, sl, r0, lsr #27 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2140968,31 +2140740,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r0, asr #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r6, [r0], #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r6, sl, r0, asr #32 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141016,15 +2140788,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq ip, [r7], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrhteq r8, [sl], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141040,15 +2140812,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ ldrhteq sl, [r9], #232 @ 0xe8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq sl, sl, r0, ror #15 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141080,15 +2140852,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, ror #8 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ adcseq sp, sl, r8, ror r8 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141120,15 +2140892,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, ror r8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrshteq r7, [sl], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141152,15 +2140924,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, r1, r5, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141168,15 +2140940,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ @@ -2141216,15 +2140988,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq lr, [sp], #-0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, lsl #30 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq fp, sl, r0, lsr #17 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141232,15 +2141004,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r8, ror #18 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2141256,15 +2141028,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrshteq r8, [r7], #-160 @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, lsl #30 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrshteq sp, [sl], r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141272,15 +2141044,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r0, lsl #11 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrsbteq r5, [sl], r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141312,15 +2141084,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ umlalseq ip, r3, r8, r6 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r7, sl, r0, lsr #19 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141328,15 +2141100,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq pc, sl, r8, lsr r0 @ │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141352,15 +2141124,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, ror #14 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r0, asr #2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2141392,23 +2141164,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, asr #23 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ ldrhteq ip, [r3], r0 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r6, sl, r0, asr fp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141432,15 +2141204,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r0, asr pc │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq pc, sl, r8, ror #19 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141464,15 +2141236,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq pc, sl, r0, ror #7 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141512,15 +2141284,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, lsr #31 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq sp, sl, r0, asr #24 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141544,23 +2141316,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x00778c90 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r9, r9, r0, asr #28 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r0, fp, r0, lsr #23 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141568,23 +2141340,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r8, ror r4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, r0, r9, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141608,15 +2141380,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r0, fp, r8, lsl #26 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141624,15 +2141396,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r6, [fp], #96 @ 0x60 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq pc, sl, r8, lsr #5 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141640,15 +2141412,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq fp, sl, r0, ror #1 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141680,15 +2141452,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r0, ror r4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r5, r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2141696,15 +2141468,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, ror #26 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq sp, [sl], r0 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141752,15 +2141524,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r0, asr #8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq sl, sl, r0, ror #27 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141778,15 +2141550,15 @@ │ │ │ │ │ rscseq sp, r9, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, ror #17 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r0, fp, r0, ror r2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141794,15 +2141566,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r3, [sl], r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, fp, r0, asr #12 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141834,31 +2141606,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, lsr lr │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008a1ab0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq ip, sp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2141874,15 +2141646,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8, asr r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq pc, sl, r0, lsr #3 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141890,15 +2141662,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r0, lsl r7 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r1, fp, r8, lsl r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2141970,31 +2141742,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sp, [r7], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, fp, r0, lsl #26 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142010,15 +2141782,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r0, ror r1 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andseq sp, pc, r1, lsr #26 │ │ │ │ │ adcseq r0, fp, r0, asr r4 │ │ │ │ │ addseq r5, fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142034,31 +2141806,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, asr #13 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r8, ror #21 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, lsr r7 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r2, fp, r8, asr #12 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142074,15 +2141846,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r2, fp, r0, lsr #16 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142090,15 +2141862,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ ldrshteq r2, [sl], #8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrhteq r0, [fp], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142114,31 +2141886,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8, asr #19 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbteq r8, [r7], #-240 @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r7, [r0], #8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, r1, sp, lsr #19 │ │ │ │ │ adcseq r5, fp, r0, lsr pc │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142154,23 +2141926,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, ror fp │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r8, sl, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r2, fp, r0, lsl #26 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142178,23 +2141950,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, ror #14 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r5, [fp], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, r1, r9, asr #15 │ │ │ │ │ adcseq r5, fp, r0, lsr pc │ │ │ │ │ rsceq r3, r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142226,47 +2141998,47 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror #4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq fp, ip, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrshteq lr, [sp], #-128 @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, fp, r8, lsr #14 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142298,15 +2142070,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r8, ror #16 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrhteq r7, [ip], r0 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142322,15 +2142094,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, asr #8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r4, fp, r8, lsr #9 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142338,23 +2142110,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq sp, [r7], #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq sp, r7, r0, fp │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r0, asr #8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq sp, sl, r0, lsl r9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142402,23 +2142174,23 @@ │ │ │ │ │ smlalseq sl, sl, r8, r3 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrshteq r8, [r7], #-56 @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r7, fp, r8, ror r2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142434,31 +2142206,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r1, r1, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ rsceq r5, r9, r8, asr r7 │ │ │ │ │ @@ -2142498,15 +2142270,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r3, fp, r0, ror #13 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142522,23 +2142294,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, ror r3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq fp, sl, r8, asr #16 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142562,15 +2142334,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r8, ror #7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq r6, [fp], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142594,15 +2142366,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sl, ip, r0, ror #29 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r1, r1, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ rsceq r5, r9, r8, asr r7 │ │ │ │ │ @@ -2142610,15 +2142382,15 @@ │ │ │ │ │ rsceq r5, r9, r8, lsl r8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r8, asr #12 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r6, fp, r8, asr #11 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142626,23 +2142398,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sl, ip, r0, asr #22 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r2, fp, r8, asr #11 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142682,15 +2142454,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r2, [sl], r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, lsl #10 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrshteq r3, [fp], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142698,15 +2142470,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r8, fp, r8, asr #7 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142722,15 +2142494,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r6, fp, r0, ror sp │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142770,31 +2142542,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, ror #19 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, asr #19 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ ... │ │ │ │ │ eorseq ip, pc, ip, lsl #23 │ │ │ │ │ rscseq lr, r9, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r8, fp, r0, lsr #6 │ │ │ │ │ @@ -2142812,15 +2142584,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andseq sp, pc, r1, lsr #26 │ │ │ │ │ adcseq r5, fp, r0, ror #6 │ │ │ │ │ addseq r5, fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142828,31 +2142600,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, asr #9 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror #20 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x00778398 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r7, fp, r8, ror #27 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142860,23 +2142632,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, asr r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ ldrhteq sl, [r9], #192 @ 0xc0 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ umlalseq r5, fp, r8, lr │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142900,15 +2142672,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r5, [fp], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r1, r1, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2142924,15 +2142696,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r3, fp, r8, asr #13 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2142948,23 +2142720,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r1, r1, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2142996,15 +2142768,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r8, fp, r0, asr #29 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143044,23 +2142816,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, lsl #5 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r5, fp, r8, ror #25 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143100,15 +2142872,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r0, ror #23 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r0, lsr r5 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r4, fp, r8, lsl sp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143116,15 +2142888,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, r7, r8, asr #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2143132,31 +2142904,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008a19b0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sl, ip, r8, ror #28 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror #12 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, ror r3 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r4, fp, r8, lsr #2 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143188,23 +2142960,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r2, fp, r8, ror #24 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143236,15 +2143008,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ smlalseq r6, sl, r0, r4 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r1, fp, r8, asr #17 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143308,15 +2143080,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x00779798 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq sp, fp, r0, ror lr │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143348,15 +2143120,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r0, ror #7 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r8, fp, r8, lsl #13 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143364,15 +2143136,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r4, r1, r9, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2143380,23 +2143152,23 @@ │ │ │ │ │ rsceq r5, r9, r0, lsl #22 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r1, r8, r8, asr #26 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sp, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r4, r1, r5, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2143420,15 +2143192,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r0, lsr #2 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq sp, fp, r0, lsr r5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143436,23 +2143208,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq sp, [r7], #32 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r8, [r7], #-24 @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq pc, fp, r8, lsl #13 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143468,15 +2143240,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r8, asr #29 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, ror sp │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrhteq sl, [fp], r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143492,15 +2143264,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r6, [fp], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2143516,31 +2143288,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, asr #14 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror #30 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq sl, fp, r0, asr #19 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143548,15 +2143320,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq r6, [r0], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq lr, fp, r0, lsl r7 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143564,15 +2143336,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r0, fp, r8, lsr #4 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143620,15 +2143392,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #26 │ │ │ │ │ ldrdeq r1, [r6], #136 @ 0x88 @ │ │ │ │ │ addeq r6, r0, r0, asr #4 │ │ │ │ │ addeq r6, r0, r0, asr r2 │ │ │ │ │ muleq r0, r2, r1 │ │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ │ @@ -2143636,23 +2143408,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, asr #2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [r3], #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ rsceq r6, r9, r0, ror #19 │ │ │ │ │ @@ -2143700,15 +2143472,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r6, fp, r0, asr #21 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143716,15 +2143488,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbteq r9, [r7], #-104 @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r0, lsr #7 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r6, fp, r0, asr #22 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143756,15 +2143528,15 @@ │ │ │ │ │ rscseq sp, sl, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, asr lr │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq sp, fp, r8, lsl #1 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143804,25 +2143576,25 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, asr r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ ... │ │ │ │ │ eorseq ip, pc, ip, lsl #23 │ │ │ │ │ rscseq pc, r9, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrshteq r8, [r7], #-80 @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, ip, r0, lsr #21 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143846,15 +2143618,15 @@ │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r0, [lr], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ umlalseq r0, ip, r0, r2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143870,23 +2143642,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r5, fp, r0, lsl #19 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143934,23 +2143706,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r1, [sl], r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r0, asr #19 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ ldrsbteq ip, [r3], r8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ umlalseq r2, fp, r8, ip │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2143982,15 +2143754,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r8, asr #14 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, ip, r0, asr #14 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144006,23 +2143778,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r2, [sl], r8 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, r3, r9, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2144030,23 +2143802,23 @@ │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq r2, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144062,15 +2143834,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ umlalseq pc, fp, r8, r5 @ │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144078,15 +2143850,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq r2, sl, r0, sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, r2, r9, lsr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2144102,31 +2143874,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, ror #1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq r2, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144166,39 +2143938,39 @@ │ │ │ │ │ rsceq r6, r9, r0, asr pc │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, ror r5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq r3, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144246,15 +2144018,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r0, [lr], #96 @ 0x60 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r2, ip, r0, lsl r2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144270,23 +2144042,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq fp, ip, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq fp, fp, r0, lsr #18 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144302,15 +2144074,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, ror #15 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, r2, sp, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2144334,39 +2144106,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror #11 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smullseq r7, r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r0, asr #27 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r6, [r0], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r0, lsr #17 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrshteq r5, [fp], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144382,15 +2144154,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq ip, [r7], #16 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r4, ip, r8, asr ip │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144486,39 +2144258,39 @@ │ │ │ │ │ smlalseq sl, sl, r8, r0 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq r3, sl, r0, r1 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r0, ror #26 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r2, r5, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2144542,15 +2144314,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, sl, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq sp, fp, r0, lsr r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144582,23 +2144354,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq fp, ip, r0, asr #5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r8, fp, r0, ror #25 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144646,39 +2144418,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq fp, ip, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, sl, r8, ror r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror r5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r2, ip, r8, lsl #30 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144686,23 +2144458,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r0, ror #25 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r9, r2, r9, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2144710,23 +2144482,23 @@ │ │ │ │ │ ldrshteq sl, [sl], #32 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r0, asr ip │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r0, r9, asr #26 │ │ │ │ │ ldrshteq r2, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144742,23 +2144514,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq ip, [r7], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, sl, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r5, fp, r0, ror #3 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144790,15 +2144562,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r6, ip, r0, ror #5 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2144806,15 +2144578,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r7, ip, r0, ror fp │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2146281,15 +2146053,15 @@ │ │ │ │ │ ldrhteq lr, [r5], #173 @ 0xad │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, pc, ror r0 │ │ │ │ │ andeq r0, r0, pc, ror r0 │ │ │ │ │ sbcseq sl, r2, r0, lsr r2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrsbteq lr, [r3], r8 │ │ │ │ │ + adcseq lr, r3, r0, lsl #26 │ │ │ │ │ rscseq r6, r7, sp, lsr r1 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r8, lsl #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2146373,15 +2146145,15 @@ │ │ │ │ │ tsteq r6, r1, lsl lr @ │ │ │ │ │ rscseq r2, fp, r0, lsr r5 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r1, [r3], #232 @ 0xe8 │ │ │ │ │ rscseq r4, r8, r9, asr #30 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ rscseq r4, r8, r1, lsr fp │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq pc, r2, r0, lsl #31 │ │ │ │ │ rscseq r4, r8, r1, ror #17 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2146389,27 +2146161,27 @@ │ │ │ │ │ rscseq r6, r8, r1, asr #6 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r0, ror #19 │ │ │ │ │ ldrhteq r3, [r8], #225 @ 0xe1 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r8, asr #12 │ │ │ │ │ + sbceq r2, r3, r0, ror r6 │ │ │ │ │ rscseq r7, r8, r9, lsl lr │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r8, lsl #25 │ │ │ │ │ rscseq r0, r8, r1, lsl #26 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r0, lsl #16 │ │ │ │ │ rscseq ip, r8, r5, asr r3 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r8, lsr #11 │ │ │ │ │ + ldrdeq r2, [r3], #80 @ 0x50 │ │ │ │ │ smlalseq r4, r8, r1, r7 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r0, lsl #1 │ │ │ │ │ ldrhteq r6, [r8], #13 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq ip, r0, r1, lsl #28 │ │ │ │ │ @@ -2146617,15 +2146389,15 @@ │ │ │ │ │ rscseq sp, r8, sp, lsl #7 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq lr, [r3], r8 │ │ │ │ │ rscseq r4, r8, r5, ror r1 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r4, r3, r0, lsl #11 │ │ │ │ │ + sbceq r4, r3, r8, asr r5 │ │ │ │ │ strdeq pc, [r6, -r9] │ │ │ │ │ rscseq r2, fp, r0, lsr r5 │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r8, lsl #28 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2146817,15 +2146589,15 @@ │ │ │ │ │ @ instruction: 0x01220e75 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r8, lsl #5 │ │ │ │ │ @ instruction: 0x0120b92d │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r9, r3, r8, ror #13 │ │ │ │ │ + adcseq r9, r3, r0, asr #13 │ │ │ │ │ ldrdeq sl, [r1, -r9]! │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq r8, [r3], r8 │ │ │ │ │ @ instruction: 0x01079c9d │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ @@ -2146861,15 +2146633,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq lr, [r8], #216 @ 0xd8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r8, lsr #1 │ │ │ │ │ ldrdeq r0, [r2, -r5]! │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r0, ror #19 │ │ │ │ │ + strheq r7, [r1], #152 @ 0x98 │ │ │ │ │ @ instruction: 0x0120e96d │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, ror #4 │ │ │ │ │ ldrdeq r8, [r8, -r9] │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ ... │ │ │ │ │ @@ -2146885,15 +2146657,15 @@ │ │ │ │ │ smlalseq sl, sl, r0, r2 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r7, [r0], #208 @ 0xd0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ ldrsbteq r4, [sl], #120 @ 0x78 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq pc, fp, r0, lsl #24 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2146909,15 +2146681,15 @@ │ │ │ │ │ smlalseq sl, sl, r0, r2 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, ror sl │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq r3, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2146957,23 +2146729,23 @@ │ │ │ │ │ rscseq sp, sl, r0, lsl #31 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, ror pc │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008a18b0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq sp, fp, r8, lsl r7 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2146981,23 +2146753,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r0, asr #1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq ip, [r7], #8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, asr #17 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq sl, fp, r0, rrx │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147005,15 +2146777,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r3, [sl], r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrshteq pc, [fp], r8 @ │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147021,15 +2146793,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r0, ror #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r0, ip, r0, lsl r1 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147077,23 +2146849,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smullseq r6, r0, r0, r6 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, ror r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq pc, [r5], #25 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ smlalseq sl, fp, r8, r0 │ │ │ │ │ @@ -2147109,15 +2146881,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r2, [sl], r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrshteq r5, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147165,15 +2146937,15 @@ │ │ │ │ │ rscseq r9, fp, r8, lsl r8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq lr, r5, r9, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ rscseq lr, sl, r0, lsl #25 │ │ │ │ │ @@ -2147181,15 +2146953,15 @@ │ │ │ │ │ rscseq r9, fp, r8, lsl r8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, ror pc │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r8, asr r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2147197,23 +2146969,23 @@ │ │ │ │ │ rscseq lr, sl, r8, lsr #29 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq pc, [sp], #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r0, asr ip │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r9, ip, r8, ror r1 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147221,23 +2146993,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq ip, r7, r0, r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r7, fp, r8, asr #10 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147245,15 +2147017,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r2, [sl], r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r0, ror #3 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ @@ -2147309,15 +2147081,15 @@ │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ umlalseq r7, ip, r0, r9 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147389,15 +2147161,15 @@ │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ ldrshteq ip, [r3], r0 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrsbteq fp, [fp], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147429,15 +2147201,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r8, asr r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r0, asr #28 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2147445,31 +2147217,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, ror #2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, asr #2 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrsbteq r7, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147501,15 +2147273,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, asr #15 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r0, asr #3 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq pc, fp, r0, lsr #13 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147525,15 +2147297,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, ror #30 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq r4, r1, r4, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ @@ -2147541,15 +2147313,15 @@ │ │ │ │ │ adcseq fp, r3, r0, lsl sp │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ umlalseq r7, ip, r8, sp │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147565,23 +2147337,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, ror #25 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01241431 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2147613,15 +2147385,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012f8d31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ smlalseq r4, fp, r8, ip │ │ │ │ │ @@ -2147637,39 +2147409,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r8, ror #29 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r0, ror r4 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, sl, r0, asr #32 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r6, [fp], #0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbteq fp, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147693,23 +2147465,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq fp, [r7], #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r0, lr, r0, sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, r5, r5, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [fp], #40 @ 0x28 │ │ │ │ │ rscseq r2, fp, r0, asr r6 │ │ │ │ │ @@ -2147717,23 +2147489,23 @@ │ │ │ │ │ rscseq r2, fp, r0, lsr r2 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, asr #30 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ umlalseq r1, ip, r0, ip │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2147797,23 +2147569,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r9, sl, r8, r3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, sl, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq r0, r1, r2, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r1, ror #1 │ │ │ │ │ @@ -2147869,15 +2147641,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ umlalseq ip, r3, r8, r6 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r2, ip, r0, lsl #16 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2148917,23 +2148689,23 @@ │ │ │ │ │ rscseq r4, sl, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r8, asr r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r8, [r0], #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq lr, fp, r0, lsr #21 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2148941,23 +2148713,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sl, r0, ror #19 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, asr lr @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_, r1, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ rscseq r2, fp, r0, asr #26 │ │ │ │ │ @@ -2148965,15 +2148737,15 @@ │ │ │ │ │ @ instruction: 0x011f9398 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, ror r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, ip, r8, lsr r1 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2148989,23 +2148761,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, asr #13 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, sl, r8, asr #7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq lr, fp, r8, ror r7 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149013,15 +2148785,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0120ef25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ rscseq r2, fp, r8, ror lr │ │ │ │ │ @@ -2149045,15 +2148817,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq pc, [sp], #216 @ 0xd8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0121dde9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ rscseq r2, fp, r8, ror lr │ │ │ │ │ @@ -2149069,23 +2148841,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r6, fp, r8, r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, ror ip │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq ip, ip, r0, asr r6 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149141,23 +2148913,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sp, [r7], #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smullseq r7, r0, r8, r5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012f32ad │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ rscseq r4, fp, r8, lsr #29 │ │ │ │ │ @@ -2149245,15 +2149017,15 @@ │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r7, [r0], #192 @ 0xc0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r7, ip, r0, asr #15 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149277,15 +2149049,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq ip, r7, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r3, ip, r8, ror #4 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149293,15 +2149065,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r1, ip, r8, ror #20 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149309,15 +2149081,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, ror ip │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r2, sp, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2149333,39 +2149105,39 @@ │ │ │ │ │ rscseq r6, fp, r0, ror sp │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r8, asr #25 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq ip, r7, r0, lr │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r6, [r0], #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, r9, r8, lsr #31 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrhteq r0, [sp], r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149413,15 +2149185,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r1, lsl r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2149437,15 +2149209,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r1, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2149477,15 +2149249,15 @@ │ │ │ │ │ rscseq r6, fp, r0, ror #25 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r9, ip, r8, asr #1 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149501,23 +2149273,23 @@ │ │ │ │ │ rscseq r2, fp, r0, lsl r4 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrhteq r5, [ip], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149533,15 +2149305,15 @@ │ │ │ │ │ rscseq r2, fp, r8, lsr #29 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq sp, r7, r8, sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r5, r1, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r4, fp, r0, lsr #3 │ │ │ │ │ rscseq r2, fp, r8, lsl #30 │ │ │ │ │ @@ -2149565,23 +2149337,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, lsr ip @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r5, r5, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r4, fp, r0, lsr #3 │ │ │ │ │ rscseq r2, fp, r8, lsl #30 │ │ │ │ │ @@ -2149589,15 +2149361,15 @@ │ │ │ │ │ ldrshteq r3, [fp], #152 @ 0x98 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, sl, r8, ror r4 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r5, r9, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r4, fp, r0, lsr #3 │ │ │ │ │ rscseq r3, fp, r8, lsr #20 │ │ │ │ │ @@ -2149629,15 +2149401,15 @@ │ │ │ │ │ rscseq r3, fp, r8, lsl #24 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq pc, [sp], #184 @ 0xb8 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r2, ip, r0, asr sp │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149685,23 +2149457,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r8, sl, r8, asr pc │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r0, lsr ip │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r5, ip, r8, lsr pc │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149717,15 +2149489,15 @@ │ │ │ │ │ rscseq r7, fp, r0, lsl r1 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ strdeq r3, [lr], r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq lr, r5, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2149741,15 +2149513,15 @@ │ │ │ │ │ rscseq r7, fp, r0, lsr r2 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r0, [lr], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r7, ip, r8, lsl #25 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2149765,15 +2149537,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r7, [r0], #144 @ 0x90 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r5, asr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ @@ -2149821,15 +2149593,15 @@ │ │ │ │ │ rscseq r9, fp, r8, lsr #5 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r5, r9, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [fp], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2149845,23 +2149617,23 @@ │ │ │ │ │ rscseq r9, fp, r8, lsl #6 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r0, asr #31 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sp, r7, r8, asr #21 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r5, r9, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [fp], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2149877,15 +2149649,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r5, sp, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [fp], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2150997,15 +2150769,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r1, r8, r0, ror sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r4, sp, r8, lsr r5 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2151021,31 +2150793,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, ror r8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrhteq r9, [ip], r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2151069,15 +2150841,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r3, r9, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ rscseq lr, sl, r8, asr r4 │ │ │ │ │ @@ -2151109,15 +2150881,15 @@ │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq pc, sp, r8, r9 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq lr, ip, r0, lsl sl │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2151197,15 +2150969,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ rscseq sl, fp, r0, lsr #21 │ │ │ │ │ @@ -2151221,15 +2150993,15 @@ │ │ │ │ │ @ instruction: 0x01128bf0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r0, asr #17 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq ip, ip, r8, asr r0 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2151285,15 +2151057,15 @@ │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq lr, sp, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2151333,15 +2151105,15 @@ │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq ip, ip, r8, asr #1 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2151349,31 +2151121,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, sl, r0, ror #25 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, asr #15 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r1, r8, r8, ror #25 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r1, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2151397,23 +2151169,23 @@ │ │ │ │ │ adcseq r9, r4, r8, lsr #17 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, sl, r0, ror ip │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r5 @ @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2151493,15 +2151265,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r0, ror #11 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq lr, sp, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ @@ -2151541,15 +2151313,15 @@ │ │ │ │ │ rscseq r6, fp, r8, lsl r2 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, ror #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq lr, r5, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2151605,15 +2151377,15 @@ │ │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, lsr fp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq lr, lr, r5, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaleq r4, r9, r8, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2151645,15 +2151417,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, asr r4 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r4, r0, sp, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, fp, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2151669,23 +2151441,23 @@ │ │ │ │ │ rscseq r9, fp, r8, ror #9 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, sl, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, sp, r0, asr r4 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r0, r5, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, fp, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2151693,23 +2151465,23 @@ │ │ │ │ │ rscseq r9, fp, r8, ror #9 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r8, asr pc │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, asr #20 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r0, sp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, fp, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2151845,15 +2151617,15 @@ │ │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r7, sl, r0, sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r0, lsr r5 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r0, sp, r8, ror pc │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2151869,15 +2151641,15 @@ │ │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r6, [fp], #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq lr, r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ @ instruction: 0x010c5ab8 │ │ │ │ │ @@ -2153014,15 +2152786,15 @@ │ │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, sl, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r4], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, sp, ror fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ @@ -2153038,15 +2152810,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r0, lr, r8, asr #14 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r1, lsl sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ │ @@ -2153062,15 +2152834,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r8, ror #27 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r8, lsr r2 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r2, sp, r0, ror #9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2153118,15 +2152890,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r1, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ @@ -2153174,15 +2152946,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r7, [fp], #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq pc, r1 @ @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ ldrshteq r6, [fp], #200 @ 0xc8 │ │ │ │ │ @@ -2153262,15 +2153034,15 @@ │ │ │ │ │ smlabteq sp, r0, r2, r1 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, r8, r9, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2153326,15 +2153098,15 @@ │ │ │ │ │ rscseq r9, fp, r0, asr #2 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, sl, r0, asr r3 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r3, sp, r8, asr #29 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2153502,15 +2153274,15 @@ │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r0, ror #28 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, r8, r5, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2153558,23 +2153330,23 @@ │ │ │ │ │ smlabbeq fp, r8, r1, fp │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r0, asr #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2153622,15 +2153394,15 @@ │ │ │ │ │ @ instruction: 0x010bb1b8 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r0, asr #4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - svccc 0x00cf0001 │ │ │ │ │ + stclcc 0, cr0, [r5], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq ip, r1, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2153651,15 +2153423,15 @@ │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [r7], #52 @ 0x34 │ │ │ │ │ adcseq r7, r9, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r1, ip, r8, asr #26 │ │ │ │ │ + adceq r1, ip, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [sp, -r0] │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @@ -2153667,67 +2153439,67 @@ │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, ip, ror #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addseq ip, sl, r0, rrx │ │ │ │ │ - tsteq lr, r8, lsl fp │ │ │ │ │ + addseq ip, sl, r8, asr r0 │ │ │ │ │ + smlatbeq lr, r8, lr, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq lr, r8, rrx │ │ │ │ │ + tsteq lr, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq pc, r0, asr #14 │ │ │ │ │ + smlabbeq pc, r8, r7, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x010f4590 │ │ │ │ │ + tsteq pc, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r1, ip, r0, ror #26 │ │ │ │ │ - tsteq fp, r8, ror fp │ │ │ │ │ + adceq r1, ip, r8, asr #26 │ │ │ │ │ + tsteq fp, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq r6, r0, ror #22 │ │ │ │ │ + tsteq fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011b1ed8 │ │ │ │ │ + tsteq fp, r0, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq fp, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011b1ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011b8398 │ │ │ │ │ + @ instruction: 0x011b83b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq fp, r0, lsl #7 │ │ │ │ │ + @ instruction: 0x011b8398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r4, [r4, #-48]! @ 0xffffffd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01644398 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq r4, r8, asr #7 │ │ │ │ │ + cmneq r4, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r4, r0, lsr #30 │ │ │ │ │ + cmneq r4, r8, asr #7 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r3, sp, r0, ror #2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, sl, ip, lsl #31 │ │ │ │ │ @@ -2153735,23 +2153507,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq fp, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smceq 17568 @ 0x44a0 │ │ │ │ │ + cmneq r4, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq lr, [ip], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smceq 17568 @ 0x44a0 │ │ │ │ │ + cmneq r4, r8, lsl #21 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r3, [r2], #152 @ 0x98 @ │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ subeq r0, sl, r1 │ │ │ │ │ @@ -2153767,23 +2153539,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq ip, sp, r0, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r4, [r4, #-192]! @ 0xffffff40 │ │ │ │ │ + cmneq r4, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sp, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r4, [r4, #-192]! @ 0xffffff40 │ │ │ │ │ + cmneq r4, r8, asr #25 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, fp, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -2153791,23 +2153563,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, sp, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq r4, r8, asr #28 │ │ │ │ │ + cmneq r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r0, [lr], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq r4, r8, asr #28 │ │ │ │ │ + cmneq r4, r0, ror #28 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ adcseq ip, r3, r8, ror #18 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r4, sp, r0, lsl #23 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r7, fp, ip, r1 │ │ │ │ │ @@ -2153815,23 +2153587,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c33b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq fp, r8, lsl #3 │ │ │ │ │ + strheq sp, [fp, #-24]! @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq fp, r8, lsl #3 │ │ │ │ │ + strheq sp, [fp, #-24]! @ 0xffffffe8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r7, sp, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r1, ip, lsr #18 │ │ │ │ │ @@ -2153854,40 +2153626,40 @@ │ │ │ │ │ tsteq ip, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsr #27 │ │ │ │ │ rsbseq r8, sp, r1, lsl r7 │ │ │ │ │ smlatbeq ip, r0, pc, r4 @ │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ cmneq fp, r0, lsl #10 │ │ │ │ │ - sbcmi r5, r5, r4, lsl r5 │ │ │ │ │ + ldccc 1, cr11, [sl, #624]! @ 0x270 │ │ │ │ │ cmneq fp, r0, lsr #12 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ adcseq r4, sp, r8, lsl pc │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, sl, ip, ror #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [ip, -r0] │ │ │ │ │ - cmneq pc, r0, ror r4 @ │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ + cmneq pc, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, lsr #11 │ │ │ │ │ + cmneq pc, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [ip, -r0] │ │ │ │ │ - cmneq pc, r0, ror r4 @ │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ + cmneq pc, r0, lsr #9 │ │ │ │ │ addeq r4, r4, r8, lsl #10 │ │ │ │ │ - ldrsheq r2, [pc, #-80] @ fa7d9c <__bss_end__@@Base+0x8aa6ec> │ │ │ │ │ + cmneq pc, r8, lsl #12 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r3, r5, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r7, r9, ip, lsl r8 │ │ │ │ │ @@ -2153918,15 +2153690,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsr #29 │ │ │ │ │ andeq pc, pc, r9, lsl #26 │ │ │ │ │ smlatbeq ip, r0, r3, r6 │ │ │ │ │ ldrdeq r5, [r4], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r5, r4, lsr #12 │ │ │ │ │ + ldccc 2, cr11, [sl, #688]! @ 0x2b0 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r8, asr #28 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2153939,35 +2153711,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsl #30 │ │ │ │ │ andeq r0, r7, r1 │ │ │ │ │ - sbcmi r5, r5, ip, asr #12 │ │ │ │ │ + ldccc 2, cr11, [sl, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sp, [fp, #-104]! @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smlatbeq ip, r8, lr, r4 │ │ │ │ │ + ldrdeq r4, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmneq pc, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [ip, -r0] │ │ │ │ │ - cmneq pc, r0, ror r4 @ │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ + cmneq pc, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq r2, [pc, #-104] @ fa7ec4 <__bss_end__@@Base+0x8aa814> │ │ │ │ │ + cmneq pc, r0, lsl r7 @ │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, r0, ror #29 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -2153999,70 +2153771,70 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r7, sl, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r0, r5, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011be3f8 │ │ │ │ │ + @ instruction: 0x011be3f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r0, r5, #64, 8 @ 0x40000000 │ │ │ │ │ ... │ │ │ │ │ eoreq ip, r5, ip, lsl #23 │ │ │ │ │ rscseq r9, sl, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #32 │ │ │ │ │ rsbseq r8, sp, sp, lsr r6 │ │ │ │ │ - tsteq fp, r8, lsl r4 │ │ │ │ │ + tsteq fp, r0, lsl r4 │ │ │ │ │ adcseq r4, lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ │ - sbcmi r4, r8, r8, lsr #31 │ │ │ │ │ + ldccc 12, cr10, [sp, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011be490 │ │ │ │ │ - eoreq r0, r5, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq fp, r8, lsl #9 │ │ │ │ │ eoreq r0, r5, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r0, r5, #232, 8 @ 0xe8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r0, r5, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011be490 │ │ │ │ │ - eoreq r0, r5, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq fp, r8, lsl #9 │ │ │ │ │ eoreq r0, r5, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r0, r5, #232, 8 @ 0xe8000000 │ │ │ │ │ addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r0, r5, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r0, r5, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #1 │ │ │ │ │ andeq pc, pc, r9, lsl #26 │ │ │ │ │ - tsteq fp, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x011be6f8 │ │ │ │ │ ldrdeq r5, [r4], r8 │ │ │ │ │ cmneq pc, r0, lsl #7 │ │ │ │ │ - sbcmi r5, r8, r8, asr #1 │ │ │ │ │ + ldccc 13, cr10, [sp, #320]! @ 0x140 │ │ │ │ │ cmneq pc, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #1 │ │ │ │ │ andeq r0, r7, r1 │ │ │ │ │ - strdmi r5, [r8], #0 │ │ │ │ │ + ldccc 13, cr10, [sp, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq lr, r8, lsl fp │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @@ -2154070,39 +2153842,39 @@ │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, sl, r4, lsr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq fp, r0, lsl #28 │ │ │ │ │ - eoreq r0, r5, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq fp, r8, asr #26 │ │ │ │ │ eoreq r0, r5, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r0, r5, #232, 8 @ 0xe8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r0, r5, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq fp, r8, ror r4 @ │ │ │ │ │ + @ instruction: 0x011bf3f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r0, r5, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #3 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq fp, r0, lsl #11 @ │ │ │ │ │ + tsteq fp, r8, asr #10 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmneq pc, r0, lsl #7 │ │ │ │ │ - sbcmi r5, r8, r8, lsr r6 │ │ │ │ │ + ldccc 2, cr11, [sp, #768]! @ 0x300 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011726f0 │ │ │ │ │ + @ instruction: 0x011726f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmneq pc, r0, lsr #12 │ │ │ │ │ andeq ip, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2154110,42 +2153882,42 @@ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #3 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq fp, r8, asr #11 @ │ │ │ │ │ + tsteq fp, r0, asr r5 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlabteq lr, r0, lr, r7 │ │ │ │ │ - sbcmi r5, r8, r4, asr r6 │ │ │ │ │ + ldccc 2, cr11, [sp, #880]! @ 0x370 │ │ │ │ │ @ instruction: 0x010db890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #3 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - @ instruction: 0x011bf5d8 │ │ │ │ │ + tsteq fp, r0, ror #10 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlabteq lr, r0, lr, r7 │ │ │ │ │ - sbcmi r5, r8, r4, ror r6 │ │ │ │ │ + ldccc 2, cr11, [sp, #1008]! @ 0x3f0 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ umlalseq ip, r3, r0, r9 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ adcseq r7, sp, r8, lsl #28 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r6, fp, ip, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #4 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - @ instruction: 0x011bf5d8 │ │ │ │ │ + tsteq fp, r0, ror #10 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ │ - smullmi r5, r8, ip, r6 │ │ │ │ │ + ldccc 3, cr11, [sp, #144]! @ 0x90 │ │ │ │ │ @ instruction: 0x010e3ab8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andseq r1, r1, r1 │ │ │ │ │ smlatbeq ip, r8, r3, r4 │ │ │ │ │ addeq ip, r2, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2154158,66 +2153930,66 @@ │ │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ subeq r0, sl, r1 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #4 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq fp, r8, lsl #12 @ │ │ │ │ │ + tsteq fp, r0, lsl #11 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlatbeq pc, r0, r4, r4 @ │ │ │ │ │ - sbcmi r5, r8, r4, asr #13 │ │ │ │ │ + ldccc 3, cr11, [sp, #304]! @ 0x130 │ │ │ │ │ @ instruction: 0x010e3ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #5 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq fp, r0, lsr r6 @ │ │ │ │ │ + @ instruction: 0x011bf5f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrdeq r4, [pc, -r8] │ │ │ │ │ - strdmi r5, [r8], #108 @ 0x6c │ │ │ │ │ + ldccc 3, cr11, [sp, #528]! @ 0x210 │ │ │ │ │ @ instruction: 0x010e3ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #5 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq fp, r8, asr #12 @ │ │ │ │ │ + tsteq fp, r0, lsl #12 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrdeq r4, [pc, -r8] │ │ │ │ │ - sbcmi r5, r8, r8, lsr r7 │ │ │ │ │ + ldccc 3, cr11, [sp, #768]! @ 0x300 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrhteq r7, [sp], r8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r8, sl, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #6 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq fp, r8, asr #12 @ │ │ │ │ │ + tsteq fp, r0, lsl #12 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlabbeq pc, r0, ip, r4 @ │ │ │ │ │ - sbcmi r5, r8, r8, ror r7 │ │ │ │ │ + ldccc 4, cr11, [sp] │ │ │ │ │ @ instruction: 0x010db890 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [sp, -r0] │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ smlabbeq pc, r0, ip, r4 @ │ │ │ │ │ addeq r4, r4, r8, lsl #10 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #9 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq fp, r0, lsl #13 @ │ │ │ │ │ + tsteq fp, r8, lsr #12 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - strhmi r5, [r8], #120 @ 0x78 │ │ │ │ │ + ldccc 4, cr11, [sp, #256]! @ 0x100 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r6, r5, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq pc, r8, r2, r8 @ │ │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ │ @@ -2154318,50 +2154090,50 @@ │ │ │ │ │ smlatbeq pc, r8, r2, r8 @ │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ sbceq sl, r8, ip, lsr #11 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #9 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq fp, r8, lsl #13 @ │ │ │ │ │ + tsteq fp, r0, lsr r6 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r5, [r8], #116 @ 0x74 │ │ │ │ │ + ldccc 4, cr11, [sp, #496]! @ 0x1f0 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #10 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011bf6b0 │ │ │ │ │ + tsteq fp, r8, ror r6 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi r5, r8, r4, lsr r8 │ │ │ │ │ + ldccc 4, cr11, [sp, #752]! @ 0x2f0 │ │ │ │ │ smlatbeq sp, r0, sl, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #10 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011bf6b8 │ │ │ │ │ + tsteq fp, r0, lsl #13 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlabbeq pc, r0, ip, r4 @ │ │ │ │ │ - sbcmi r5, r8, r0, ror r8 │ │ │ │ │ + ldccc 4, cr11, [sp, #992]! @ 0x3e0 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #10 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011bf6b8 │ │ │ │ │ + tsteq fp, r0, lsl #13 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlabbeq pc, r0, ip, r4 @ │ │ │ │ │ - strhmi r5, [r8], #128 @ 0x80 │ │ │ │ │ + ldccc 5, cr11, [sp, #224]! @ 0xe0 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #19 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq fp, r0, lsl #14 @ │ │ │ │ │ + tsteq fp, r8, lsr #13 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - strdmi r5, [r8], #128 @ 0x80 │ │ │ │ │ + ldccc 5, cr11, [sp, #480]! @ 0x1e0 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, sp, lsl sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2154646,42 +2154418,42 @@ │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r2, r0, r4, sl │ │ │ │ │ tsteq r1, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #20 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq fp, r8, lsl #14 @ │ │ │ │ │ + @ instruction: 0x011bf6b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi r5, r8, ip, lsr #18 │ │ │ │ │ + ldccc 5, cr11, [sp, #720]! @ 0x2d0 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #20 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq fp, r0, lsr #15 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ │ - sbcmi r5, r8, ip, ror #18 │ │ │ │ │ + ldccc 5, cr11, [sp, #976]! @ 0x3d0 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #20 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq fp, r8, lsr #15 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ - sbcmi r5, r8, r8, lsl #19 │ │ │ │ │ + ldccc 6, cr11, [sp, #64]! @ 0x40 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #22 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ @ instruction: 0x011bf7b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ - sbcmi r5, r8, r8, lsr #19 │ │ │ │ │ + ldccc 6, cr11, [sp, #192]! @ 0xc0 │ │ │ │ │ @ instruction: 0x010e3890 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawbeq r7, r1, r5, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2154721,39 +2154493,39 @@ │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #22 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ @ instruction: 0x011bf7b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r5, [r8], #144 @ 0x90 │ │ │ │ │ + ldccc 6, cr11, [sp, #352]! @ 0x160 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #22 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ @ instruction: 0x011bf7d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r5, [r8], #152 @ 0x98 │ │ │ │ │ + ldccc 6, cr11, [sp, #512]! @ 0x200 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #22 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq fp, r0, lsr #16 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r0, lsr sl │ │ │ │ │ + ldccc 6, cr11, [sp, #736]! @ 0x2e0 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #23 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq fp, r8, lsr #16 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, ip, ror #20 │ │ │ │ │ + ldccc 6, cr11, [sp, #976]! @ 0x3d0 │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2154761,15 +2154533,15 @@ │ │ │ │ │ smlatbeq lr, r0, sl, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #25 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq fp, r8, lsr #16 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, ip, lsr #21 │ │ │ │ │ + ldccc 7, cr11, [sp, #208]! @ 0xd0 │ │ │ │ │ smlatbeq lr, r0, sl, r3 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq r3, sp, r3, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2154817,15 +2154589,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #25 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq fp, r0, ror #16 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, ip, ror #21 │ │ │ │ │ + ldccc 7, cr11, [sp, #464]! @ 0x1d0 │ │ │ │ │ adcseq r7, r9, r8, lsl #27 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r3, sp, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011042d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2154841,79 +2154613,79 @@ │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #26 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq fp, r8, ror #16 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r8, lsr #22 │ │ │ │ │ + ldccc 7, cr11, [sp, #704]! @ 0x2c0 │ │ │ │ │ smlatbeq lr, r8, fp, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #26 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011bf890 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r8, ror #22 │ │ │ │ │ + ldccc 7, cr11, [sp, #960]! @ 0x3c0 │ │ │ │ │ strdeq r3, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #26 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011bf898 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r4, lsr #23 │ │ │ │ │ + ldccc 8, cr11, [sp, #176]! @ 0xb0 │ │ │ │ │ strdeq r3, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #26 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011bf898 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r4, ror #23 │ │ │ │ │ + ldccc 8, cr11, [sp, #432]! @ 0x1b0 │ │ │ │ │ strdeq r3, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #27 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq fp, r0, asr #17 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r4, lsr #24 │ │ │ │ │ + ldccc 8, cr11, [sp, #688]! @ 0x2b0 │ │ │ │ │ strdeq r3, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #27 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011bf8d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi r5, r8, r0, ror #24 │ │ │ │ │ + ldccc 8, cr11, [sp, #928]! @ 0x3a0 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #27 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq fp, r0, ror #18 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x3dbdb928 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #27 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq fp, r8, ror #18 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r5, [r8], #204 @ 0xcc │ │ │ │ │ + @ instruction: 0x3dbdb944 │ │ │ │ │ @ instruction: 0x010e3e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #28 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq fp, r8, ror r9 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r5, [r8], #204 @ 0xcc │ │ │ │ │ + @ instruction: 0x3dbdb964 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2154921,47 +2154693,47 @@ │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #28 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq fp, r8, ror r9 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r4, lsl #26 │ │ │ │ │ + @ instruction: 0x3dbdb98c │ │ │ │ │ adcseq r7, r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #28 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq fp, r8, lsr #19 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, ip, lsr #26 │ │ │ │ │ + @ instruction: 0x3dbdb9b4 │ │ │ │ │ tsteq lr, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #29 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq fp, r8, ror #19 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r4, ror #26 │ │ │ │ │ + @ instruction: 0x3dbdb9ec │ │ │ │ │ @ instruction: 0x010e7c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #29 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011bf9f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r0, lsr #27 │ │ │ │ │ + @ instruction: 0x3dbdba28 │ │ │ │ │ @ instruction: 0x010e7c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #29 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011bf9f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r5, r8, r0, ror #27 │ │ │ │ │ + @ instruction: 0x3dbdba68 │ │ │ │ │ @ instruction: 0x010e7c98 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq r7, pc, r1, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r8, pc, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2154969,23 +2154741,23 @@ │ │ │ │ │ @ instruction: 0x010e7c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #30 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq fp, r0, lsr #20 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi r5, r8, r0, lsr #28 │ │ │ │ │ + @ instruction: 0x3dbdbaa8 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #30 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq fp, r8, lsr #20 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ - sbcmi r5, r8, ip, asr lr │ │ │ │ │ + @ instruction: 0x3dbdbae4 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2154993,47 +2154765,47 @@ │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, ror #30 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq fp, r8, ror sl @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x010f4890 │ │ │ │ │ - smullmi r5, r8, ip, lr │ │ │ │ │ + @ instruction: 0x3dbdbb24 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsl #31 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011bfa98 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x010f4890 │ │ │ │ │ - ldrdmi r5, [r8], #232 @ 0xe8 │ │ │ │ │ + @ instruction: 0x3dbdbb60 │ │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, lsr #31 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011bfa98 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ - sbcmi r5, r8, r8, lsl pc │ │ │ │ │ + @ instruction: 0x3dbdbba0 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ rscseq r8, sl, r8, asr #31 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq fp, r0, asr #21 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ - sbcmi r5, r8, r8, asr pc │ │ │ │ │ + @ instruction: 0x3dbdbbe0 │ │ │ │ │ smlabbeq pc, r8, sp, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq fp, r8, asr #21 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ - smullmi r5, r8, r4, pc @ │ │ │ │ │ + ldccc 12, cr11, [sp, #112]! @ 0x70 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ rscseq sl, sl, r0 │ │ │ │ │ andeq sp, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2156113,15 +2155885,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r5, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, asr #2 │ │ │ │ │ + sbceq r5, r2, r0, ror r1 │ │ │ │ │ rscseq fp, r2, sp, asr #26 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2156305,15 +2156077,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r5, r8, lsl lr │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ - sbceq pc, r2, r8, asr #27 │ │ │ │ │ + strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ rscseq sl, r2, r9, asr #4 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2156370,15 +2156142,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r6, r8, lsl #25 │ │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r0, asr #3 │ │ │ │ │ + adcseq lr, pc, r8, ror #3 │ │ │ │ │ rscseq r9, r2, r5, lsr #19 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, lsr r7 │ │ │ │ │ ldrsbteq r7, [r2], #33 @ 0x21 │ │ │ │ │ @@ -2156610,15 +2156382,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, asr sp @ │ │ │ │ │ rscseq r5, r3, r5, asr #27 │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r0, ror #19 │ │ │ │ │ + sbceq r1, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r8, [r3], #109 @ 0x6d │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2157800,15 +2157572,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r5, r5, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r8, ror r8 │ │ │ │ │ + sbceq lr, r0, r0, lsr #17 │ │ │ │ │ rscseq r6, r3, r9, ror ip │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2159203,15 +2158975,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r5, r8, ror #23 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq lr, r1, r8, r6 │ │ │ │ │ + sbceq lr, r1, r0, ror r6 │ │ │ │ │ rscseq r4, r3, r1, lsr #17 │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2159688,15 +2159460,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r5, r5, r8, ror #6 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r0, r8, ror sp @ │ │ │ │ │ + sbceq pc, r0, r0, asr sp @ │ │ │ │ │ rscseq r8, r3, r9, lsl #28 │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2159748,15 +2159520,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r5, r0, lsr #27 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r8, ror #8 │ │ │ │ │ + smulleq pc, r1, r0, r4 @ │ │ │ │ │ ldrsbteq lr, [r5], #145 @ 0x91 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, asr #18 │ │ │ │ │ ldrshteq r4, [r3], #157 @ 0x9d │ │ │ │ │ @@ -2159802,15 +2159574,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r8, lsr r7 │ │ │ │ │ rscseq ip, r2, r1, lsl r0 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r7, [r2], #0 │ │ │ │ │ + strdeq r7, [r2], #8 │ │ │ │ │ ldrhteq sl, [r2], #117 @ 0x75 │ │ │ │ │ rscseq sp, sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r0, lsr r0 │ │ │ │ │ rscseq r9, r2, r9, lsr r8 │ │ │ │ │ @@ -2159910,15 +2159682,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r4, [r5], #144 @ 0x90 @ │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, lsr #16 │ │ │ │ │ + sbceq r5, r2, r0, lsl #16 │ │ │ │ │ rscseq r7, r4, sp, lsr #28 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r3, r0, ror r1 │ │ │ │ │ rscseq r3, r3, r5, lsr #12 │ │ │ │ │ @@ -2160048,27 +2159820,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq pc, [r1], #128 @ 0x80 │ │ │ │ │ rscseq r5, r4, r1, ror #1 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ + sbceq r0, r2, r8, lsl r9 │ │ │ │ │ rscseq sp, r4, r9, lsr r9 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r8, ror sp │ │ │ │ │ ldrshteq r9, [r4], #69 @ 0x45 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ + sbceq fp, r2, r0, lsl #26 │ │ │ │ │ smlalseq sp, r3, r5, r3 │ │ │ │ │ rscseq sp, sl, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, ror #9 │ │ │ │ │ rscseq sl, r3, r5, asr #22 │ │ │ │ │ @@ -2160195,15 +2159967,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r8, lsl lr │ │ │ │ │ rscseq sl, r3, r5, ror fp │ │ │ │ │ rscseq sp, sl, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, lsr #26 │ │ │ │ │ + ldrdeq ip, [r2], #200 @ 0xc8 │ │ │ │ │ rscseq r6, r4, r1, lsl #16 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r8, fp, r0, asr #21 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2160267,15 +2160039,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r0, lsl #16 │ │ │ │ │ rscseq r1, r4, r1, asr #9 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq ip, [r2], #120 @ 0x78 │ │ │ │ │ + strheq ip, [r2], #112 @ 0x70 │ │ │ │ │ smlalseq r8, r4, r5, fp │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, ror #3 │ │ │ │ │ ldrsbteq r4, [r4], #109 @ 0x6d │ │ │ │ │ @@ -2160285,15 +2160057,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r0, lsr #22 │ │ │ │ │ rscseq r9, r4, r1, ror #25 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r0, ror r1 @ │ │ │ │ │ + adcseq lr, pc, r8, asr #2 │ │ │ │ │ rscseq sl, r4, r9, lsl #26 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r0, lsr #17 │ │ │ │ │ ldrshteq r4, [r4], #117 @ 0x75 │ │ │ │ │ @@ -2160357,27 +2160129,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, asr #8 │ │ │ │ │ rscseq r1, r4, sp, ror #9 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r5, [r2], #8 │ │ │ │ │ + ldrdeq r5, [r2], #0 │ │ │ │ │ rscseq r6, r4, sp, lsl #9 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, asr #8 │ │ │ │ │ + sbceq sp, r2, r8, lsl r4 │ │ │ │ │ rscseq r5, r4, r5, asr #17 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, lsr #7 │ │ │ │ │ + sbceq r7, r2, r8, ror r3 │ │ │ │ │ rscseq r8, r4, r1, ror #27 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, fp, r0, ror #16 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2160489,15 +2160261,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, asr #12 │ │ │ │ │ ldrhteq r6, [r4], #241 @ 0xf1 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, ror #14 │ │ │ │ │ + ldrdeq lr, [r1], #120 @ 0x78 │ │ │ │ │ smlalseq fp, r4, r5, r9 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, ror #28 │ │ │ │ │ rscseq r5, r4, r1, lsl r6 │ │ │ │ │ @@ -2160513,27 +2160285,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq sl, [ip], r0 │ │ │ │ │ rscseq r4, r4, r9, asr #18 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r0, ror r6 │ │ │ │ │ + sbceq lr, r0, r8, asr #12 │ │ │ │ │ rscseq r4, r4, r1, lsr #31 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, asr r0 │ │ │ │ │ rscseq r1, r4, sp, lsl r5 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ + sbceq r9, r2, r8, lsl #25 │ │ │ │ │ ldrshteq r8, [r4], #205 @ 0xcd │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, ror r3 │ │ │ │ │ ldrsbteq ip, [r4], #237 @ 0xed │ │ │ │ │ @@ -2160573,15 +2160345,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r8, lsr #21 │ │ │ │ │ ldrhteq sp, [r4], #77 @ 0x4d │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsr r5 │ │ │ │ │ + sbceq sp, r2, r0, lsl #11 │ │ │ │ │ rscseq sp, r5, r1, lsr #28 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2160591,15 +2160363,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strhteq r5, [r5], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, ror #18 │ │ │ │ │ + adcseq r9, pc, r0, lsr #17 │ │ │ │ │ rscseq sp, r4, r5, asr fp │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r4, r3, r0, lsl #26 │ │ │ │ │ rscseq r7, r4, r1, asr r3 │ │ │ │ │ @@ -2160621,15 +2160393,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r8, r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, asr #22 │ │ │ │ │ + strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ rscseq r4, r4, sp, asr pc │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, ror r6 @ │ │ │ │ │ rscseq ip, r4, r1, ror #2 │ │ │ │ │ @@ -2160639,15 +2160411,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r8, asr #12 │ │ │ │ │ rscseq sp, r4, r5, lsr #28 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r2, [r1], #192 @ 0xc0 │ │ │ │ │ + sbceq r2, r1, r8, lsl #25 │ │ │ │ │ rscseq r9, r4, sp, asr #5 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r3, [r1], #80 @ 0x50 │ │ │ │ │ rscseq r8, r4, r9, ror #21 │ │ │ │ │ @@ -2160699,15 +2160471,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r5, r1, r8, lsr ip │ │ │ │ │ rscseq r8, r4, r5, ror r7 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r1, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r1, r0, lsl #6 │ │ │ │ │ + sbceq r4, r1, r8, lsr #6 │ │ │ │ │ rscseq r9, r4, r9, lsl lr │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, ror #9 │ │ │ │ │ rscseq r1, r4, r1, asr r5 │ │ │ │ │ @@ -2160765,27 +2160537,27 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaleq r5, r5, r0, fp @ │ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, lsl #5 │ │ │ │ │ + sbceq ip, r2, r0, ror #4 │ │ │ │ │ rscseq lr, r4, r1, lsl r7 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r5, r3, r0, lsr #17 │ │ │ │ │ rscseq r4, r4, sp, ror #20 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r4, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, asr #8 │ │ │ │ │ + sbceq r7, r2, r8, ror #8 │ │ │ │ │ smlalseq r5, r4, r9, r5 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r7, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, lsl #26 │ │ │ │ │ rscseq r4, r4, r9, lsl #27 │ │ │ │ │ @@ -2160795,15 +2160567,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, ror r3 │ │ │ │ │ rscseq r4, r4, r9, asr #24 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ eoreq r0, sl, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, lsr r7 │ │ │ │ │ + sbceq ip, r2, r0, lsl r7 │ │ │ │ │ smlalseq r1, r4, r9, r5 │ │ │ │ │ rscseq lr, sl, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2160843,15 +2160615,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r2, r8, lsr #24 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8, ror sp │ │ │ │ │ + sbceq sl, r2, r0, lsr #27 │ │ │ │ │ smlalseq r9, r6, r9, r6 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r8, lsr #26 │ │ │ │ │ rscseq r2, r6, sp, asr #22 │ │ │ │ │ @@ -2160909,15 +2160681,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, ip, r8, lsr #17 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r9, r5, r8, ror #6 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, lsl #31 │ │ │ │ │ + adcseq r4, pc, r8, asr pc @ │ │ │ │ │ rscseq r0, r6, sp, lsr fp │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ adcseq lr, sp, r8, asr r7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2160939,33 +2160711,33 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, asr #23 │ │ │ │ │ + adcseq r4, pc, r0, lsl ip @ │ │ │ │ │ rscseq lr, r5, sp, lsl #18 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, asr #22 │ │ │ │ │ + adcseq sl, ip, r0, lsr #22 │ │ │ │ │ rscseq r9, r7, sp, lsr #9 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r1, r0, asr #28 │ │ │ │ │ + sbceq r3, r1, r8, ror #28 │ │ │ │ │ rscseq r1, r6, sp, lsr #1 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r1, r8, lsr #1 │ │ │ │ │ + ldrdeq r2, [r1], #0 │ │ │ │ │ ldrshteq r1, [r6], #101 @ 0x65 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r0, lsl r7 │ │ │ │ │ rscseq pc, r5, sp, asr #25 │ │ │ │ │ @@ -2161107,15 +2160879,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq ip, pc, r8, r1 @ │ │ │ │ │ rscseq r6, r7, sp, asr #28 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ eoreq r0, sl, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ + sbceq lr, r0, r0, lsr #12 │ │ │ │ │ rscseq r6, r6, r9, lsl #8 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r8, asr #17 │ │ │ │ │ rscseq r0, r6, r5, ror r7 │ │ │ │ │ @@ -2164248,15 +2164020,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, asr #8 │ │ │ │ │ rscseq pc, r5, r9, lsl sl @ │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ rscseq r7, r7, sp, asr #5 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2164284,15 +2164056,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smullseq sl, r2, r8, r7 │ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8 │ │ │ │ │ + adcseq sl, pc, r0, lsr r0 @ │ │ │ │ │ rscseq r0, r6, r5, ror #6 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r0, ror #4 │ │ │ │ │ rscseq pc, r5, r1, lsl #30 │ │ │ │ │ @@ -2164308,15 +2164080,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrhteq r2, [sp], r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r9, r5, r8, ror #6 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r0, lsr pc │ │ │ │ │ + adcseq r9, fp, r8, asr pc │ │ │ │ │ rscseq r0, r6, sp, lsr #12 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2164332,27 +2164104,27 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ adcseq r9, sp, r0, ror sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r5, r5, r0, ror #14 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, ror #3 │ │ │ │ │ + sbceq lr, r1, r0, lsl r2 │ │ │ │ │ rscseq r8, r7, r9, lsl r5 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq r9, pc, r0, r9 @ │ │ │ │ │ ldrsbteq r0, [r6], #213 @ 0xd5 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r0, ror #29 │ │ │ │ │ + sbceq pc, r1, r8, lsl #30 │ │ │ │ │ rscseq r6, r7, r9, lsl r3 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrshteq pc, [sp], r0 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2164434,15 +2164206,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, fp, r0, lsr #28 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smlaleq r1, r3, r8, pc @ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r0, r0, asr sp @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #26 │ │ │ │ │ @ instruction: 0x0121df29 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r9, sp, r0, lsr r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2164637,15 +2164409,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrhteq fp, [fp], r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r0, lsl #13 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r1, r1, r8, r1 @ │ │ │ │ │ + sbceq r1, r1, r0, asr #3 │ │ │ │ │ rscseq fp, r5, r1, asr #12 │ │ │ │ │ ldrsbteq r2, [fp], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r0, lsr #12 │ │ │ │ │ @ instruction: 0x0121a3bd │ │ │ │ │ @@ -2165557,15 +2165329,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r8, lsl r9 │ │ │ │ │ rscseq r7, r3, sp, ror r5 │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ ldrsbteq r6, [r3], #25 │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2165701,15 +2165473,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strhteq r3, [r5], #208 @ 0xd0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r8, asr #12 │ │ │ │ │ + sbceq lr, r0, r0, ror r6 │ │ │ │ │ ldrhteq r5, [r3], #65 @ 0x41 │ │ │ │ │ ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2166108,15 +2165880,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq sl, [r2], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x01241251 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, ror r1 │ │ │ │ │ + smulleq r1, r2, r8, r1 │ │ │ │ │ @ instruction: 0x01241265 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r7, [r2], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x01241279 │ │ │ │ │ @@ -2166192,15 +2165964,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq sl, [ip], r8 │ │ │ │ │ rscseq r0, r4, sp, asr #13 │ │ │ │ │ rscseq r3, fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, asr r5 │ │ │ │ │ + adcseq r9, sl, r0, lsr r5 │ │ │ │ │ rscseq pc, r3, r9, asr #13 │ │ │ │ │ rscseq r3, fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, lsl #21 │ │ │ │ │ rscseq pc, r3, r1, asr sp @ │ │ │ │ │ @@ -2166240,15 +2166012,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, asr r8 │ │ │ │ │ rscseq lr, r3, r5, lsr r5 │ │ │ │ │ rscseq r3, fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r8, ror #3 │ │ │ │ │ + sbceq fp, r2, r0, lsl r2 │ │ │ │ │ rscseq r1, r4, sp, asr #1 │ │ │ │ │ rscseq r3, fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, lsr r0 │ │ │ │ │ rscseq r0, r4, r1, lsl r7 │ │ │ │ │ @@ -2166302,15 +2166074,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, asr #17 │ │ │ │ │ ldrdeq r1, [r4, -sp]! │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r9, [r2], #0 │ │ │ │ │ + sbceq r9, r2, r8, lsr #1 │ │ │ │ │ strdeq r1, [r4, -r1]! @ │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrhteq pc, [sp], r0 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2166320,15 +2166092,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, ror #24 │ │ │ │ │ @ instruction: 0x01241305 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, ror r6 │ │ │ │ │ + sbceq lr, r1, r0, asr #13 │ │ │ │ │ @ instruction: 0x01241319 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r8, asr #22 │ │ │ │ │ @ instruction: 0x0124132d │ │ │ │ │ @@ -2166350,15 +2166122,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r0, lsl #31 │ │ │ │ │ @ instruction: 0x01241369 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, asr #7 │ │ │ │ │ + strdeq r7, [r2], #48 @ 0x30 │ │ │ │ │ @ instruction: 0x0124137d │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2166932,15 +2166704,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r0, lsr r0 @ │ │ │ │ │ rscseq r0, r5, r9, lsr fp │ │ │ │ │ rscseq r4, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r8, lsl #5 │ │ │ │ │ + adcseq r9, fp, r0, ror #4 │ │ │ │ │ rscseq r0, r5, r1, asr sl │ │ │ │ │ rscseq r4, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq sl, [r2], #240 @ 0xf0 │ │ │ │ │ rscseq r1, r5, sp, lsr #11 │ │ │ │ │ @@ -2166992,15 +2166764,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r0, lsl #21 │ │ │ │ │ rscseq r2, r5, r1, lsr #16 │ │ │ │ │ rscseq r4, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r0, lsr #22 │ │ │ │ │ + adcseq r8, pc, r8, asr #22 │ │ │ │ │ rscseq r1, r5, r5, lsl sp │ │ │ │ │ rscseq r4, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, lsr #11 │ │ │ │ │ rscseq r1, r5, r9, asr r3 │ │ │ │ │ @@ -2167088,15 +2166860,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r3, r7, r8, asr #18 │ │ │ │ │ andeq r0, r0, sl, ror r0 │ │ │ │ │ andeq r0, r0, sl, ror r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r0, lsl #16 │ │ │ │ │ + ldrsbteq sl, [pc], r8 │ │ │ │ │ @ instruction: 0x012f7b21 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, fp, r8, asr sl │ │ │ │ │ ... │ │ │ │ │ @@ -2167213,27 +2166985,27 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq fp, [lr], #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r0, lsl #21 │ │ │ │ │ + sbceq sp, r1, r8, lsr #21 │ │ │ │ │ @ instruction: 0x012f6d61 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r0, lsl #21 │ │ │ │ │ @ instruction: 0x012f7e09 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r8 │ │ │ │ │ + ldrdeq lr, [r1], #240 @ 0xf0 │ │ │ │ │ @ instruction: 0x012f3821 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq fp, sp, r8, lsr #26 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2168310,15 +2168082,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x010d2f98 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ rscseq r7, fp, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r0, lsl #6 │ │ │ │ │ + strheq pc, [r1], #32 @ │ │ │ │ │ smlawteq pc, r1, ip, r6 @ │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r0, lsr #2 │ │ │ │ │ smlawbeq pc, sp, ip, r3 @ │ │ │ │ │ @@ -2168340,27 +2168112,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq ip, [r2], #128 @ 0x80 │ │ │ │ │ strdeq r8, [pc, -r9]! │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r0, r2, r0, r9 │ │ │ │ │ + sbceq r0, r2, r8, ror #18 │ │ │ │ │ @ instruction: 0x012f8901 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, pc, r0, ror #4 │ │ │ │ │ smlawbeq pc, r5, ip, r8 @ │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r0, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r0], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x012f7be1 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq lr, [r1], #32 │ │ │ │ │ smlawbeq pc, r1, sl, r8 @ │ │ │ │ │ @@ -2168412,15 +2168184,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, lsl #30 │ │ │ │ │ smlawbeq pc, r1, sl, r3 @ │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, ror #28 │ │ │ │ │ + sbceq lr, r1, r0, asr #28 │ │ │ │ │ @ instruction: 0x012f2f65 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r0, lr, r8, lsl #10 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2168430,15 +2168202,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r0, lr, r0, lsr #10 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r0, asr #10 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r6, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r6, [r2], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x012f8705 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r8, asr r0 │ │ │ │ │ @ instruction: 0x012f3911 │ │ │ │ │ @@ -2168454,15 +2168226,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r2, [r2], #160 @ 0xa0 │ │ │ │ │ @ instruction: 0x012f7369 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r6, [r2], #152 @ 0x98 │ │ │ │ │ + sbceq r6, r2, r0, ror #19 │ │ │ │ │ @ instruction: 0x012f3529 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r0, lsr r0 │ │ │ │ │ ldrdeq r2, [pc, -r1]! │ │ │ │ │ @@ -2168471,15 +2168243,15 @@ │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ smlalseq r6, fp, r0, r2 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r0, lsl r7 │ │ │ │ │ + sbceq r4, r2, r8, ror #13 │ │ │ │ │ @ instruction: 0x012f9ee9 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, fp, r0, lsr #6 │ │ │ │ │ ... │ │ │ │ │ @@ -2168518,15 +2168290,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ ldrshteq r1, [lr], r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r9, r7, r8, lsl #10 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r1, r0, asr #23 │ │ │ │ │ + smulleq r0, r1, r8, fp │ │ │ │ │ @ instruction: 0x012f34bd │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r0, lr, r0, ror #15 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2168554,15 +2168326,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, sp, r8, ror #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r3, r2, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ + sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ strdeq r2, [pc, -sp]! │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r0, lsl #6 │ │ │ │ │ @ instruction: 0x012f3be9 │ │ │ │ │ @@ -2168626,15 +2168398,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, ror r3 @ │ │ │ │ │ @ instruction: 0x012f6a41 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, ror r1 │ │ │ │ │ + sbceq r5, r2, r8, lsr #1 │ │ │ │ │ @ instruction: 0x012f3065 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rscseq r6, fp, r0, lsr r5 │ │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ │ @@ -2168746,33 +2168518,33 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sl, ip, r8, asr #14 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, lsl #30 │ │ │ │ │ + sbceq lr, r1, r0, ror #29 │ │ │ │ │ strdeq r8, [pc, -sp]! │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, asr r8 │ │ │ │ │ + sbceq r3, r2, r8, lsr #16 │ │ │ │ │ @ instruction: 0x012f3b05 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r2, r8, asr r5 │ │ │ │ │ @ instruction: 0x012f8769 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8, ror #13 │ │ │ │ │ + sbceq sl, r2, r0, asr #13 │ │ │ │ │ @ instruction: 0x012f6445 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq lr, sp, r8, lsl #10 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2168812,15 +2168584,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r0, [r2], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x012f5f05 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, lsr r2 │ │ │ │ │ + sbceq r2, r0, r0, ror r1 │ │ │ │ │ @ instruction: 0x012f893d │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r0, lsl #21 │ │ │ │ │ teqeq lr, r5, ror #4 │ │ │ │ │ @@ -2168884,15 +2168656,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq sp, lr, r8, lsl r9 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq r5, r8, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r0, r8 │ │ │ │ │ + sbceq r3, r0, r8, asr r0 │ │ │ │ │ teqeq lr, r5 @ @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ adcseq pc, sp, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2169354,15 +2169126,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rscseq r7, fp, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andmi r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r8, lsl #15 │ │ │ │ │ + strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ rscseq lr, r5, sp, ror #7 │ │ │ │ │ rscseq r6, fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ ldrshteq r7, [fp], #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2169425,27 +2169197,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r8, lsl #15 │ │ │ │ │ smlalseq lr, r7, sp, r1 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r0, [r0], #168 @ 0xa8 │ │ │ │ │ + ldrdeq r0, [r0], #160 @ 0xa0 │ │ │ │ │ rscseq sp, r7, sp, asr r4 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, sl, r0, lsl #31 │ │ │ │ │ rscseq ip, r7, r5, asr r7 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r0, ror #19 │ │ │ │ │ + strheq r6, [r2], #152 @ 0x98 │ │ │ │ │ rscseq sp, r7, sp, lsr #25 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ rscseq ip, r7, r5, asr r2 │ │ │ │ │ @@ -2169461,15 +2169233,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, ror r3 @ │ │ │ │ │ rscseq ip, r7, r1, ror #11 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq sp, pc, r0, lr @ │ │ │ │ │ + adcseq sp, pc, r0, asr #28 │ │ │ │ │ rscseq ip, r7, sp, ror #28 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2169491,15 +2169263,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq sl, [r2], #144 @ 0x90 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r1, r0, asr #13 │ │ │ │ │ + sbceq r2, r1, r0, ror r6 │ │ │ │ │ rscseq ip, r7, r9, lsr ip │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8 │ │ │ │ │ rscseq ip, r7, r9, lsr #18 │ │ │ │ │ @@ -2169521,15 +2169293,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r4, ip, r0, ror #10 │ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq r9, pc, r8, r1 @ │ │ │ │ │ + adcseq r9, pc, r0, asr #3 │ │ │ │ │ smlalseq sp, r6, r5, ip │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r0, asr #3 │ │ │ │ │ rscseq ip, r6, r5, lsr r5 │ │ │ │ │ @@ -2169653,21 +2169425,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, ror r1 @ │ │ │ │ │ rscseq lr, r6, r5, ror #11 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, ror #24 │ │ │ │ │ + adcseq ip, pc, r8, lsr ip @ │ │ │ │ │ rscseq lr, r6, r1, ror r2 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r8, asr #2 │ │ │ │ │ + adcseq pc, pc, r0, lsr #2 │ │ │ │ │ ldrsbteq sp, [r6], #69 @ 0x45 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ rscseq lr, r6, r5, lsr ip │ │ │ │ │ @@ -2169863,15 +2169635,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ rscseq ip, r6, r9, asr r7 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ rscseq lr, r6, r9, ror #10 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ rscseq sl, r6, r9, ror sl │ │ │ │ │ @@ -2169911,15 +2169683,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r8, lsr #6 │ │ │ │ │ rscseq sl, r6, r9, lsl #24 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r8, asr pc │ │ │ │ │ + sbceq r1, r2, r0, lsl #31 │ │ │ │ │ rscseq sp, r6, r1, ror #31 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r0, lsl #31 │ │ │ │ │ ldrsbteq lr, [r6], #29 │ │ │ │ │ @@ -2169965,15 +2169737,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r0, asr r3 │ │ │ │ │ rsceq r3, r3, sp, ror #5 │ │ │ │ │ rscseq r7, fp, r0, asr #17 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r0, lsl r2 │ │ │ │ │ + sbceq fp, r2, r0, asr #3 │ │ │ │ │ ldrdeq r2, [r3], #209 @ 0xd1 @ │ │ │ │ │ rscseq r7, fp, r0, asr #17 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r0, lsr #2 │ │ │ │ │ rsceq r3, r3, sp, lsr #21 │ │ │ │ │ @@ -2169983,15 +2169755,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq r9, sl, r0, r9 │ │ │ │ │ rsceq r2, r3, r9, lsr #24 │ │ │ │ │ rscseq r7, fp, r0, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r0, lsr r5 │ │ │ │ │ + sbceq lr, r0, r8, lsl #10 │ │ │ │ │ rsceq r3, r3, sp, asr #14 │ │ │ │ │ rscseq r7, fp, r0, asr #17 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r0, ror r1 │ │ │ │ │ rsceq r2, r3, r1, lsr r1 │ │ │ │ │ @@ -2170031,15 +2169803,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, ror fp │ │ │ │ │ rscseq pc, r6, r1, lsr #17 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r0, asr sp │ │ │ │ │ + sbceq sp, r1, r8, lsr #26 │ │ │ │ │ rscseq sl, r6, r1, lsl #25 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r3, lr, r8, lsr #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2170061,15 +2169833,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ ldrsbteq ip, [r6], #237 @ 0xed │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, ror #19 │ │ │ │ │ + adcseq r9, pc, r0, lsr sl @ │ │ │ │ │ rscseq sl, r6, sp, lsr #25 │ │ │ │ │ rscseq r7, fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq r9, [pc], r0 │ │ │ │ │ ldrsbteq sl, [r6], #201 @ 0xc9 │ │ │ │ │ @@ -2170121,45 +2169893,45 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, r9, r0, lsl #31 │ │ │ │ │ rscseq lr, r7, r9, asr #11 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq ip, pc, r8, fp @ │ │ │ │ │ + adcseq ip, pc, r0, ror fp @ │ │ │ │ │ rscseq pc, r7, sp, asr #4 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r5, lr, r0, ror r9 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r8, ror fp │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r0, lsr #17 │ │ │ │ │ + sbceq lr, r0, r8, ror r8 │ │ │ │ │ rscseq pc, r7, r1, lsr r8 @ │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq sl, [ip], r0 │ │ │ │ │ + adcseq sl, ip, r8, asr r5 │ │ │ │ │ rscseq sp, r7, r1, lsr #1 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r0, [r0], #40 @ 0x28 │ │ │ │ │ rscseq sl, r7, r5, asr r3 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ + strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ smlalseq pc, r7, r5, r4 @ │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r8, lsl #25 │ │ │ │ │ rscseq ip, r7, r1, asr #23 │ │ │ │ │ @@ -2170169,33 +2169941,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq pc, [r1], #200 @ 0xc8 │ │ │ │ │ rscseq lr, r7, r9, ror #4 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ rscseq sp, r7, r1, ror #29 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, asr #18 │ │ │ │ │ rscseq lr, r7, r9, asr r1 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, lsl #11 │ │ │ │ │ + sbceq r2, r0, r8, asr r5 │ │ │ │ │ rscseq sl, r7, r1, lsl #7 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r0, lsr r5 │ │ │ │ │ + sbceq r2, r2, r8, lsl #10 │ │ │ │ │ rscseq ip, r7, r1, lsr #7 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r0, asr #3 │ │ │ │ │ rscseq ip, r7, r9, lsl #23 │ │ │ │ │ @@ -2170265,33 +2170037,33 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq sl, [r2], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r0, r8, asr r0 │ │ │ │ │ + sbceq r3, r0, r8 │ │ │ │ │ rscseq ip, r7, sp, lsl sl │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r0, r0, asr #3 │ │ │ │ │ + strdeq pc, [r0], #8 │ │ │ │ │ ldrhteq lr, [r7], #217 @ 0xd9 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r3, [r2], #32 │ │ │ │ │ ldrhteq pc, [r7], #105 @ 0x69 @ │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, ror #8 │ │ │ │ │ + sbceq r7, r2, r8, lsl r4 │ │ │ │ │ rscseq sl, r7, r1, asr r4 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, ror r6 @ │ │ │ │ │ rscseq lr, r7, r1, asr #30 │ │ │ │ │ @@ -2170313,21 +2170085,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, asr #23 │ │ │ │ │ rscseq pc, r7, r9, ror r7 @ │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r8, asr #7 │ │ │ │ │ + sbceq r4, r2, r0, lsr #7 │ │ │ │ │ rscseq pc, r7, sp, lsl r4 @ │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ ldrsbteq ip, [r7], #117 @ 0x75 │ │ │ │ │ rscseq r7, fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq fp, [pc], r8 │ │ │ │ │ ldrshteq ip, [r7], #73 @ 0x49 │ │ │ │ │ @@ -2171851,33 +2171623,33 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, pc, r0, ror #12 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ strhteq r3, [r0], #249 @ 0xf9 │ │ │ │ │ rscseq r9, fp, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, pc, r0, ror r6 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r8, lsl #15 │ │ │ │ │ + sbceq lr, r2, r0, lsl #16 │ │ │ │ │ rsceq r3, r0, r1, asr #26 │ │ │ │ │ rscseq r9, fp, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r4, [pc], r0 │ │ │ │ │ + adcseq r4, pc, r0, asr #8 │ │ │ │ │ strdeq r4, [r0], #73 @ 0x49 @ │ │ │ │ │ rscseq r9, fp, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2172031,15 +2171803,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ adcseq r9, r9, r0, lsl #21 │ │ │ │ │ teqeq r5, sp, lsl #22 │ │ │ │ │ ldrshteq r9, [fp], #32 │ │ │ │ │ andeq r0, r2, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, ror #18 │ │ │ │ │ + sbceq r5, r2, r0, asr #18 │ │ │ │ │ teqeq r5, r9, lsl #13 │ │ │ │ │ ldrshteq r9, [fp], #32 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrhteq r7, [lr], r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2172595,15 +2172367,15 @@ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ rscseq sl, fp, r8, ror #6 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ + sbceq sl, r2, r8, lsr #21 │ │ │ │ │ addeq r6, ip, r9, asr pc │ │ │ │ │ rscseq r9, fp, r8, lsr ip │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2173066,21 +2172838,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, lsl r4 │ │ │ │ │ ldrsbteq r3, [r7], #193 @ 0xc1 │ │ │ │ │ rscseq sl, fp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, lsl #25 │ │ │ │ │ + strheq r5, [r2], #192 @ 0xc0 │ │ │ │ │ rscseq r1, r7, r9, ror #4 │ │ │ │ │ rscseq sl, fp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r0, lsl #16 │ │ │ │ │ + ldrsbteq r8, [pc], r8 │ │ │ │ │ ldrsbteq r3, [r7], #49 @ 0x31 │ │ │ │ │ rscseq sl, fp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq r8, [pc], r8 │ │ │ │ │ rscseq r2, r7, r1, asr r6 │ │ │ │ │ @@ -2173114,15 +2172886,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq sl, sp, r0, lr │ │ │ │ │ rscseq r1, r7, r9, ror #5 │ │ │ │ │ rscseq sl, fp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, lsr ip │ │ │ │ │ + sbceq r5, r2, r0, ror #24 │ │ │ │ │ rscseq r2, r7, r1, ror #29 │ │ │ │ │ rscseq sl, fp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2173263,15 +2173035,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r0, asr r3 │ │ │ │ │ @ instruction: 0x01259db9 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r0, ror r1 @ │ │ │ │ │ + umlalseq fp, pc, r8, r1 @ │ │ │ │ │ strdeq sp, [r5, -r1]! │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2173359,15 +2173131,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r0, lsr sl │ │ │ │ │ @ instruction: 0x01261711 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq ip, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq sp, r2, r0, lsl #1 │ │ │ │ │ @ instruction: 0x0125a619 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq ip, lr, r0, asr #22 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2181890,63 +2181662,63 @@ │ │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ │ tsteq ip, r0, ror pc │ │ │ │ │ sbceq fp, r1, r8, lsr #31 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ smlalseq r0, fp, r8, r6 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ adcseq fp, pc, r0, lsr r5 @ │ │ │ │ │ strheq r1, [r1], #72 @ 0x48 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ strdeq r8, [r3], #168 @ 0xa8 │ │ │ │ │ - adcseq r9, sl, r0, ror #9 │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ tsteq ip, r0, asr r6 │ │ │ │ │ sbceq sp, r2, r8, lsr #11 │ │ │ │ │ sbceq r0, r1, r8, ror #8 │ │ │ │ │ ldrsbteq sl, [sp], r8 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbcseq pc, r3, r8, lsl lr @ │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ sbceq r9, r2, r0, asr r8 │ │ │ │ │ - adcseq r9, sl, r8, lsl #20 │ │ │ │ │ + adcseq r9, sl, r0, ror #19 │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ sbceq r2, r0, r0, lsl #26 │ │ │ │ │ smulleq r0, r0, r0, r9 @ │ │ │ │ │ @ instruction: 0x010cab98 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ - sbceq r3, r2, r8, ror r8 │ │ │ │ │ + sbceq r3, r2, r0, asr r8 │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ smlabbeq ip, r8, r2, r1 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ tsteq ip, r8, ror r3 │ │ │ │ │ smlatbeq ip, r0, r3, r1 │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ sbceq ip, r2, r8, lsr #31 │ │ │ │ │ - sbceq r6, r2, r8, asr r5 │ │ │ │ │ + sbceq r6, r2, r0, lsl #11 │ │ │ │ │ ldrdeq r5, [r2], #240 @ 0xf0 │ │ │ │ │ smlabteq ip, r8, r3, r1 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ umlalseq r9, r9, r8, fp @ │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ sbceq r9, r0, r0, lsr pc │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ adcseq r8, pc, r8, lsr ip @ │ │ │ │ │ @@ -2181981,15 +2181753,15 @@ │ │ │ │ │ ldrdeq sp, [r0], #80 @ 0x50 │ │ │ │ │ ldrdeq r3, [r1], #120 @ 0x78 │ │ │ │ │ sbceq r0, r1, r0, lsl r7 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq r4, r1, r0, lsl r2 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ adcseq sl, pc, r8, lsl r9 @ │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ ldrshteq r9, [fp], r0 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ smulleq r7, r1, r8, fp │ │ │ │ │ tsteq ip, r0, lsl r1 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ smlabbeq ip, r0, r1, ip │ │ │ │ │ @@ -2182001,15 +2181773,15 @@ │ │ │ │ │ smlabteq ip, r8, r3, ip │ │ │ │ │ adcseq r9, pc, r8, lsr #26 │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ tsteq ip, r0, lsr r5 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ @ instruction: 0x010c89b0 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ ldrdeq r5, [r0], #120 @ 0x78 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ smlatteq ip, r0, r9, r8 │ │ │ │ │ rscseq r8, sl, r8, lsl #8 │ │ │ │ │ tsteq ip, r8, asr fp │ │ │ │ │ ldrhteq lr, [pc], r0 │ │ │ │ │ @@ -2182021,15 +2181793,15 @@ │ │ │ │ │ ldrdeq fp, [r2], #40 @ 0x28 │ │ │ │ │ sbceq r5, r2, r8, lsl lr │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ sbceq r7, r3, r0, ror #4 │ │ │ │ │ ldrsbteq ip, [pc], r0 │ │ │ │ │ sbceq r7, r3, r8, lsl #5 │ │ │ │ │ - adcseq ip, pc, r8, ror #28 │ │ │ │ │ + adcseq ip, pc, r0, asr #28 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ sbcseq pc, r4, r0, lsr #2 │ │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ │ sbceq r7, r2, r8, ror #18 │ │ │ │ │ tsteq ip, r8, asr r7 │ │ │ │ │ @@ -2182049,41 +2181821,41 @@ │ │ │ │ │ sbceq r4, r3, r8, asr r0 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ smulleq r8, r3, r8, fp │ │ │ │ │ smulleq r8, r3, r0, lr │ │ │ │ │ strheq sl, [r3], #112 @ 0x70 │ │ │ │ │ tsteq ip, r8, lsr r7 │ │ │ │ │ tsteq ip, r0, ror #14 │ │ │ │ │ - smulleq r1, r2, r8, r1 │ │ │ │ │ + sbceq r1, r2, r0, asr #3 │ │ │ │ │ sbceq r1, r2, r0, ror fp │ │ │ │ │ smulleq r8, r2, r8, fp │ │ │ │ │ sbceq r5, r2, r8, ror #3 │ │ │ │ │ adcseq r9, fp, r0, ror #24 │ │ │ │ │ strdeq r6, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r1, r1, r8, ror r3 │ │ │ │ │ adcseq r8, pc, r8, lsl #5 │ │ │ │ │ strheq r9, [r2], #152 @ 0x98 │ │ │ │ │ - sbceq r8, r2, r8, lsr #11 │ │ │ │ │ + ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ sbceq r9, r3, r0, lsr r5 │ │ │ │ │ - smulleq pc, r1, r0, r4 @ │ │ │ │ │ + sbceq pc, r1, r8, ror #8 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ tsteq ip, r0, ror r5 │ │ │ │ │ sbceq pc, r0, r0, lsr #12 │ │ │ │ │ - sbceq r8, r2, r0, lsr r5 │ │ │ │ │ + sbceq r8, r2, r8, lsl #10 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ sbceq sl, r2, r0, lsr #17 │ │ │ │ │ tsteq ip, r0, lsr r7 │ │ │ │ │ tsteq ip, r8, ror r7 │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ - adcseq ip, pc, r0, asr #23 │ │ │ │ │ + adcseq ip, pc, r8, ror #23 │ │ │ │ │ sbceq ip, r2, r0, lsr #22 │ │ │ │ │ smulleq fp, r2, r8, fp │ │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ @@ -2182099,29 +2181871,29 @@ │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ sbceq lr, r0, r0, lsl #11 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ sbceq r6, r2, r0, lsl #21 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ adcseq sl, r3, r0, lsr #17 │ │ │ │ │ - sbceq fp, r2, r8, lsr r2 │ │ │ │ │ + sbceq fp, r2, r0, ror #4 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ smlatteq ip, r0, r0, pc @ │ │ │ │ │ sbceq sp, r1, r0, lsl #31 │ │ │ │ │ smulleq r3, r2, r0, r9 │ │ │ │ │ sbceq r0, r0, r0, lsr #12 │ │ │ │ │ adcseq sl, pc, r8, ror #28 │ │ │ │ │ - sbceq sp, r2, r0, lsl ip │ │ │ │ │ + sbceq sp, r2, r8, ror #23 │ │ │ │ │ tsteq ip, r8, lsl #4 @ │ │ │ │ │ addeq r1, r1, r0, asr #23 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ - adcseq lr, pc, r8, ror #3 │ │ │ │ │ + adcseq lr, pc, r0, asr #3 │ │ │ │ │ sbceq r6, r2, r8, asr #7 │ │ │ │ │ adcseq r9, sl, r0, ror #4 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ tsteq r2, r9, lsl #14 │ │ │ │ │ smlatbeq r2, r9, r4, r7 │ │ │ │ │ tsteq r2, sp, lsl r8 │ │ │ │ │ @@ -2190887,74 +2190659,74 @@ │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq lr, r3, r0, ror fp │ │ │ │ │ ldrhteq r9, [fp], r0 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ adcseq sp, pc, r0, asr #18 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ sbceq r9, r1, r8, lsr #21 │ │ │ │ │ - adcseq r9, sl, r8, lsl #10 │ │ │ │ │ + adcseq r9, sl, r0, asr #8 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ - adcseq sl, ip, r0, lsr sl │ │ │ │ │ + adcseq sl, ip, r8, lsl #20 │ │ │ │ │ sbceq pc, r1, r0, ror #4 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ - sbceq r7, r2, r8, ror #8 │ │ │ │ │ + sbceq r7, r2, r8, lsl r4 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ strheq r0, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq ip, pc, r8, lsr #31 │ │ │ │ │ @ instruction: 0x00844cb0 │ │ │ │ │ strheq r8, [r1], #112 @ 0x70 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ umulleq r5, r0, r0, r4 │ │ │ │ │ strdeq lr, [r0], #168 @ 0xa8 │ │ │ │ │ adcseq r9, sl, r0, lsl #31 │ │ │ │ │ sbceq r9, r1, r8, ror #18 │ │ │ │ │ sbceq r3, r1, r0, ror #14 │ │ │ │ │ - sbceq r4, r1, r8, lsr #6 │ │ │ │ │ + sbceq r4, r1, r0, lsl #6 │ │ │ │ │ sbceq r0, r0, r8, lsl #15 │ │ │ │ │ adcseq r9, r3, r0, ror #14 │ │ │ │ │ - sbceq sp, r0, r8, ror #3 │ │ │ │ │ + sbceq sp, r0, r0, asr #3 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ strdeq r5, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r8, r3, r0, lsl #26 │ │ │ │ │ sbceq pc, r1, r8, asr #17 │ │ │ │ │ sbceq pc, r1, r0, ror r6 @ │ │ │ │ │ strheq r3, [r2], #32 │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ sbceq r2, r1, r0, lsr #27 │ │ │ │ │ sbceq r6, r2, r0, asr #23 │ │ │ │ │ - umlalseq r9, pc, r8, r1 @ │ │ │ │ │ + adcseq r9, pc, r0, asr #3 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ - sbceq r2, r2, r8, asr r5 │ │ │ │ │ + sbceq r2, r2, r0, lsr r5 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ - adcseq sl, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq sl, [pc], r8 │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ strdeq r1, [ip, -r8] │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ ldrsbteq sl, [pc], r0 │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ - ldrsbteq sl, [ip], r0 │ │ │ │ │ + adcseq sl, ip, r8, asr r5 │ │ │ │ │ sbceq r4, r2, r8, lsl #5 │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ ldrdeq r0, [r1], #160 @ 0xa0 │ │ │ │ │ - adcseq sl, pc, r0, ror #29 │ │ │ │ │ + umlalseq sl, pc, r0, lr @ │ │ │ │ │ adcseq r9, fp, r8, lsl r9 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ smulleq sp, r0, r8, r1 │ │ │ │ │ - sbceq r8, r2, r0, lsr #12 │ │ │ │ │ + sbceq r8, r2, r8, lsr #11 │ │ │ │ │ adcseq r4, pc, r8, asr r5 @ │ │ │ │ │ adcseq ip, pc, r8, lsl #30 │ │ │ │ │ sbceq r2, r0, r0, lsr #27 │ │ │ │ │ ldrsbteq ip, [pc], r8 │ │ │ │ │ sbceq r2, r1, r0, lsr sl │ │ │ │ │ adcseq sp, pc, r0, lsr r5 @ │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ @@ -2190964,23 +2190736,23 @@ │ │ │ │ │ umlalseq sl, ip, r8, fp │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ smlatbeq sp, r0, sp, r5 │ │ │ │ │ @ instruction: 0x010d5db8 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r8, sl, r8, asr #23 │ │ │ │ │ - sbceq r9, r0, r8, asr #27 │ │ │ │ │ + sbceq r9, r0, r0, lsr #27 │ │ │ │ │ smlatteq sp, r8, sp, r5 │ │ │ │ │ @ instruction: 0x010d8998 │ │ │ │ │ ldrdeq r8, [sp, -r8] │ │ │ │ │ adcseq sp, pc, r0, ror fp @ │ │ │ │ │ adcseq sl, sp, r0, ror #4 │ │ │ │ │ adcseq sl, sp, r8, lsl r9 │ │ │ │ │ adcseq r9, sl, r8, lsl #25 │ │ │ │ │ - ldrsbteq pc, [pc], r0 @ │ │ │ │ │ + adcseq pc, pc, r8, lsr #31 │ │ │ │ │ adcseq sl, ip, r8, asr #17 │ │ │ │ │ adcseq r4, pc, r0, ror r1 @ │ │ │ │ │ adcseq pc, pc, r8, ror r8 @ │ │ │ │ │ ldrdeq r4, [r4], r0 │ │ │ │ │ smlatbeq sp, r8, lr, r5 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ sbceq r9, r3, r8 │ │ │ │ │ @@ -2190998,16 +2190770,16 @@ │ │ │ │ │ sbceq r6, r2, r0, lsl #31 │ │ │ │ │ sbceq sl, r1, r0, asr #23 │ │ │ │ │ sbceq r9, r2, r0, asr #3 │ │ │ │ │ sbceq r3, r1, r0, ror #19 │ │ │ │ │ sbceq sp, r0, r8, lsr #21 │ │ │ │ │ sbceq sp, r0, r8, lsr #6 │ │ │ │ │ @ instruction: 0x008054b8 │ │ │ │ │ - ldrsbteq r9, [fp], r0 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + adcseq r9, fp, r8, asr sl │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ sbceq sp, r2, r0, asr #13 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ strheq r7, [r0], #192 @ 0xc0 │ │ │ │ │ sbceq r5, r0, r8, lsr #11 │ │ │ │ │ @@ -2191016,15 +2190788,15 @@ │ │ │ │ │ smulleq ip, r2, r0, lr │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ rscseq r8, sl, r8, lsl #24 │ │ │ │ │ @ instruction: 0x010d5fb0 │ │ │ │ │ tsteq sp, r0, lsr #28 │ │ │ │ │ tsteq sp, r0, ror #28 │ │ │ │ │ sbceq r3, r0, r0, asr #18 │ │ │ │ │ - adcseq r9, sl, r8, ror sp │ │ │ │ │ + adcseq r9, sl, r0, asr sp │ │ │ │ │ @ instruction: 0x010da290 │ │ │ │ │ smlabteq sp, r8, r2, sl │ │ │ │ │ mrseq sl, SP_mon │ │ │ │ │ tsteq sp, r8, lsr r3 │ │ │ │ │ tsteq sp, r0, ror r3 │ │ │ │ │ sbceq r8, r0, r0, lsr r0 │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ @@ -2191041,43 +2190813,43 @@ │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ rscseq r8, sl, r8, lsr #24 │ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ │ adcseq r0, r4, r0, lsr pc │ │ │ │ │ sbceq r2, r0, r0, lsl #26 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ ldrshteq sl, [ip], r8 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ sbceq r0, r1, r0, lsr #2 │ │ │ │ │ - sbceq lr, r0, r8 │ │ │ │ │ + ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbceq sp, r2, r8, lsr #11 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ sbceq r9, r0, r0, lsl ip │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ strheq fp, [sp, -r0] │ │ │ │ │ adcseq sl, ip, r0, ror r6 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ rscseq r8, sl, r8, asr #24 │ │ │ │ │ - sbceq r4, r0, r8, lsr ip │ │ │ │ │ + sbceq r4, r0, r8, ror #23 │ │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ │ - adcseq ip, pc, r8, ror #23 │ │ │ │ │ + umlalseq ip, pc, r8, fp @ │ │ │ │ │ sbceq r8, r3, r0, lsl #21 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ ldrdeq r7, [r0], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ │ smulleq r4, r3, r0, r4 │ │ │ │ │ ldrdeq ip, [sp, -r0] │ │ │ │ │ ldrdeq ip, [sp, -r8] │ │ │ │ │ sbceq r9, r3, r8, lsl #5 │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ rscseq r8, sl, r8, ror #24 │ │ │ │ │ sbceq r5, r0, r8, ror #18 │ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ │ smulleq r3, r3, r8, r6 @ │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ @ instruction: 0x0102d8b1 │ │ │ │ │ @@ -2200645,15 +2200417,15 @@ │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ tsteq lr, r0, asr #12 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ ldrsheq pc, [r3], #88 @ 0x58 @ │ │ │ │ │ sbcseq ip, r4, r0, lsr #2 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ - ldrdeq pc, [r1], #40 @ 0x28 │ │ │ │ │ + sbceq pc, r1, r0, lsl #6 │ │ │ │ │ ldrsbteq sl, [ip], r0 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ tsteq lr, r0, lsl r8 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ @ instruction: 0x010eb8b0 │ │ │ │ │ sbceq r3, r0, r8, asr #12 │ │ │ │ │ @@ -2200672,15 +2200444,15 @@ │ │ │ │ │ sbcseq r8, r4, r8, lsl r9 │ │ │ │ │ sbcseq r8, r4, r0, lsr #17 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ adcseq sl, ip, r8, lsr #16 │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ ldrheq lr, [r4], #152 @ 0x98 │ │ │ │ │ smlatteq lr, r8, r4, r7 │ │ │ │ │ - adcseq r4, pc, r0, ror r6 @ │ │ │ │ │ + adcseq r4, pc, r0, asr #13 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ @ instruction: 0x010dd990 │ │ │ │ │ sbceq r1, r3, r0, lsl r2 │ │ │ │ │ ldrheq fp, [r3], #152 @ 0x98 │ │ │ │ │ sbcseq fp, r3, r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr ip │ │ │ │ │ sbcseq fp, r3, r0, ror #24 │ │ │ │ │ @@ -2200732,46 +2200504,46 @@ │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ sbceq r2, r3, r0, asr #28 │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ sbceq r8, r3, r8, lsl #10 │ │ │ │ │ sbcseq lr, r4, r8 │ │ │ │ │ sbceq r0, r0, r0, asr #8 │ │ │ │ │ sbceq r3, r0, r0, ror #4 │ │ │ │ │ - sbceq r8, r0, r0, ror fp │ │ │ │ │ + smulleq r8, r0, r8, fp │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ sbceq fp, r1, r8, asr #2 │ │ │ │ │ sbcseq pc, r4, r8, ror r3 @ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ - sbceq r6, r2, r0, asr #18 │ │ │ │ │ + sbceq r6, r2, r8, lsl r9 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ sbceq r2, r0, r0, ror #4 │ │ │ │ │ smlatbeq lr, r0, r0, sp │ │ │ │ │ adcseq lr, r3, r8, ror #23 │ │ │ │ │ sbceq r0, r2, r8, lsr #6 │ │ │ │ │ ldrdeq r1, [r3], #40 @ 0x28 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ - sbceq lr, r1, r0, asr r8 │ │ │ │ │ + sbceq lr, r1, r0, lsr #17 │ │ │ │ │ smlabteq sp, r0, r6, sp │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq sl, r2, r8, asr sl │ │ │ │ │ sbceq ip, r2, r0, ror #9 │ │ │ │ │ sbceq r5, r2, r0, lsl r7 │ │ │ │ │ sbceq r9, r2, r0, ror #29 │ │ │ │ │ sbceq r4, r2, r8, lsr ip │ │ │ │ │ sbceq r8, r2, r8, lsr r7 │ │ │ │ │ strheq r2, [r3], #32 │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ adcseq r8, pc, r8, lsr #6 │ │ │ │ │ adcseq r4, pc, r0, asr #28 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ sbceq sp, r2, r8, lsl lr │ │ │ │ │ - adcseq ip, pc, r0, ror #19 │ │ │ │ │ + adcseq ip, pc, r8, ror #18 │ │ │ │ │ sbceq r5, r2, r8, lsr #31 │ │ │ │ │ sbceq r7, r2, r8, asr #17 │ │ │ │ │ - sbceq r3, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq r3, [r2], #160 @ 0xa0 │ │ │ │ │ sbceq fp, r2, r8, ror r3 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ sbceq lr, r1, r8, asr #2 │ │ │ │ │ ldrdeq lr, [r0], #80 @ 0x50 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ @@ -2200821,15 +2200593,15 @@ │ │ │ │ │ smlabteq lr, r8, r3, r2 │ │ │ │ │ sbcseq fp, r4, r8, ror #28 │ │ │ │ │ ldrdeq sp, [sp, -r8] │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ smlatteq lr, r8, r3, r2 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ sbceq r3, r2, r0, asr r3 │ │ │ │ │ - sbceq r1, r2, r8, lsr #16 │ │ │ │ │ + sbceq r1, r2, r0, lsl #16 │ │ │ │ │ sbceq r4, r2, r0, lsr #22 │ │ │ │ │ adcseq fp, pc, r8, asr sl @ │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ @ instruction: 0x010ee898 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #30 │ │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ │ @@ -2200880,20 +2200652,20 @@ │ │ │ │ │ addeq r5, r1, r0, asr #28 │ │ │ │ │ smlabbeq lr, r8, r4, r2 │ │ │ │ │ sbcseq sl, r4, r8, lsr ip │ │ │ │ │ sbceq r8, r3, r8, ror r8 │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ smulleq r9, r1, r0, r9 │ │ │ │ │ - sbceq r1, r2, r0, ror r6 │ │ │ │ │ + sbceq r1, r2, r8, asr #12 │ │ │ │ │ adcseq r0, r4, r8, lsl lr │ │ │ │ │ smlatbeq lr, r8, r4, r2 │ │ │ │ │ ldrsheq r8, [r4], #168 @ 0xa8 │ │ │ │ │ smlatbeq sp, r0, sp, sp │ │ │ │ │ - sbceq sl, r2, r0, asr #13 │ │ │ │ │ + sbceq sl, r2, r8, ror #13 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq lr, r8, lsl #20 @ │ │ │ │ │ umulleq r7, r1, r0, r4 │ │ │ │ │ smlabbeq lr, r0, sl, pc @ │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ addeq r7, r1, r8, lsr r2 │ │ │ │ │ @@ -2200903,16 +2200675,16 @@ │ │ │ │ │ sbcseq r2, r4, r0, lsr r0 │ │ │ │ │ smlabteq sp, r8, r3, sp │ │ │ │ │ tsteq lr, r8, ror ip @ │ │ │ │ │ sbceq r2, r2, r8, lsr #31 │ │ │ │ │ sbceq r1, r1, r0, ror #29 │ │ │ │ │ tsteq lr, r0, lsl sp @ │ │ │ │ │ tsteq lr, r8, asr #26 @ │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ - sbceq sl, r2, r0, lsr pc │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ + sbceq sl, r2, r8, lsl #30 │ │ │ │ │ smlatteq lr, r0, sp, pc @ │ │ │ │ │ tsteq lr, r8, lsl lr @ │ │ │ │ │ tsteq lr, r0, asr lr @ │ │ │ │ │ @ instruction: 0x010efe98 │ │ │ │ │ strheq sl, [r2], #32 │ │ │ │ │ tsteq lr, r0, lsl #30 @ │ │ │ │ │ addeq r7, r1, r8, lsr #11 │ │ │ │ │ @@ -2200927,15 +2200699,15 @@ │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ adcseq sl, pc, r8, ror #18 │ │ │ │ │ strdeq sp, [r0], #8 │ │ │ │ │ addeq r7, r1, r0, asr #3 │ │ │ │ │ addeq r7, r1, r0, lsr r0 │ │ │ │ │ strdeq r9, [r3], #128 @ 0x80 │ │ │ │ │ addeq r9, r1, r8, lsl #25 │ │ │ │ │ - adcseq sl, sp, r8, asr #27 │ │ │ │ │ + adcseq sl, sp, r8, ror sp │ │ │ │ │ sbcseq ip, r4, r8, ror #3 │ │ │ │ │ smlatbeq lr, r0, sl, r7 │ │ │ │ │ @ instruction: 0x010e7ab8 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ ldrheq r4, [r4], #72 @ 0x48 │ │ │ │ │ sbceq r3, r2, r8, asr #17 │ │ │ │ │ @@ -2200954,27 +2200726,27 @@ │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ sbceq sp, r2, r8, asr #2 │ │ │ │ │ sbceq fp, r2, r8, asr #2 │ │ │ │ │ sbceq r5, r1, r0, asr #8 │ │ │ │ │ - sbceq r0, r2, r8, lsl #20 │ │ │ │ │ + sbceq r0, r2, r0, ror #19 │ │ │ │ │ smlatbeq sp, r8, pc, sp @ │ │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ @ instruction: 0x010dd2b0 │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ │ smlabbeq lr, r0, pc, r7 @ │ │ │ │ │ sbceq pc, r2, r8, lsr #1 │ │ │ │ │ smlatteq sp, r0, lr, sp │ │ │ │ │ - adcseq sp, pc, r0, lsl #6 │ │ │ │ │ + ldrsbteq sp, [pc], r8 │ │ │ │ │ sbceq ip, r0, r0, ror #24 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ tsteq r3, r1, lsr r7 │ │ │ │ │ tsteq r3, r1, lsr r4 │ │ │ │ │ tsteq r3, sp, lsl #18 │ │ │ │ │ tsteq r3, r9, asr pc │ │ │ │ │ tsteq r3, r9, ror #18 │ │ │ │ │ @@ -2203685,31 +2203457,31 @@ │ │ │ │ │ sbceq sl, r2, r8, asr #12 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ sbceq pc, r2, r0, lsl ip @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x0111d4d0 │ │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ │ sbceq r1, r3, r0, lsl r2 │ │ │ │ │ - sbceq sp, r2, r8, asr #12 │ │ │ │ │ + strdeq sp, [r2], #88 @ 0x58 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ - sbceq r0, r0, r0, asr #28 │ │ │ │ │ + sbceq r0, r0, r8, lsl lr │ │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ │ sbceq r8, r2, r0, asr #28 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ tsteq r1, r8, asr #10 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ │ addeq r5, r1, r0, asr #28 │ │ │ │ │ tsteq r1, r8, lsl #11 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r1, r8, lsr #11 │ │ │ │ │ adcseq sl, ip, r0, ror r1 │ │ │ │ │ - sbceq ip, r2, r0, lsr #12 │ │ │ │ │ + strdeq ip, [r2], #88 @ 0x58 │ │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ │ strdeq r5, [r1], r0 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ sbceq sp, r2, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, ror #11 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ @@ -2203727,15 +2203499,15 @@ │ │ │ │ │ tsteq r1, r8, lsr #11 │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ ldrhteq sl, [ip], r0 │ │ │ │ │ tsteq r1, r8, ror #13 │ │ │ │ │ adcseq sl, ip, r8, asr #27 │ │ │ │ │ @ instruction: 0x01120e90 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ - smulleq lr, r2, r8, r1 │ │ │ │ │ + sbceq lr, r2, r0, ror r1 │ │ │ │ │ sbceq r5, r2, r0, lsl r7 │ │ │ │ │ sbceq lr, r2, r8, asr r0 │ │ │ │ │ adcseq r2, r4, r8, ror #23 │ │ │ │ │ tsteq r1, r0, ror r7 │ │ │ │ │ @ instruction: 0x01121198 │ │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ @@ -2203754,19 +2203526,19 @@ │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ addeq r1, r1, r0, asr #23 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ adcseq r9, r9, r8, ror r3 │ │ │ │ │ tsteq r2, r0, ror #11 │ │ │ │ │ tsteq r2, r8, lsl r6 │ │ │ │ │ sbceq r7, r2, r0, lsr #2 │ │ │ │ │ - ldrdeq r1, [r0], #80 @ 0x50 │ │ │ │ │ + sbceq r1, r0, r0, lsr #12 │ │ │ │ │ ldrsbteq r8, [pc], r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ adcseq r9, pc, r0, ror #24 │ │ │ │ │ - ldrshteq r9, [pc], r8 │ │ │ │ │ + adcseq r9, pc, r0, lsr #22 │ │ │ │ │ addeq sl, r1, r8, lsr #16 │ │ │ │ │ @ instruction: 0x010dd698 │ │ │ │ │ adcseq r2, r4, r8, asr pc │ │ │ │ │ ldrhteq fp, [pc], r0 │ │ │ │ │ adcseq r9, r9, r8, lsr #11 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ smlatteq r4, r9, r9, r1 │ │ │ │ │ @@ -2205960,15 +2205732,15 @@ │ │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ │ sbceq r5, r1, r8, lsr r7 │ │ │ │ │ sbceq r3, r0, r8, lsl r9 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ @ instruction: 0x010dd7b0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ tsteq r6, r0, lsr #28 │ │ │ │ │ - ldrdeq pc, [r1], #40 @ 0x28 │ │ │ │ │ + sbceq pc, r1, r0, lsl #6 │ │ │ │ │ strdeq r9, [r1], r0 │ │ │ │ │ addeq r2, r0, r8, lsr #1 │ │ │ │ │ sbcseq fp, r3, r0, ror #24 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ sbcseq fp, r3, r8 │ │ │ │ │ sbceq r2, r0, r0, asr #18 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ @@ -2206068,15 +2205840,15 @@ │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq ip, r0, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011657d0 │ │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ sbceq r0, r1, r0, lsl #11 │ │ │ │ │ - sbceq r0, r2, r8, lsl #20 │ │ │ │ │ + sbceq r0, r2, r0, ror #19 │ │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ │ sbceq lr, r0, r8, lsl #25 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ @ instruction: 0x011635d8 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ strdeq r2, [r4, -sp] │ │ │ │ │ tsteq r4, r5, asr #18 │ │ │ │ │ @@ -2209351,15 +2209123,15 @@ │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ sbceq r8, r3, r0, lsr #12 │ │ │ │ │ strdeq r8, [r3], #88 @ 0x58 │ │ │ │ │ sbceq r8, r3, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0118a2d8 │ │ │ │ │ - ldrdeq r2, [r2], #80 @ 0x50 │ │ │ │ │ + sbceq r2, r2, r8, lsr #11 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ │ sbceq r5, r1, r0, ror #14 │ │ │ │ │ tsteq r8, r0, ror r8 │ │ │ │ │ @ instruction: 0x0118a2f0 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ @@ -2209376,15 +2209148,15 @@ │ │ │ │ │ tsteq r8, r8, asr #18 │ │ │ │ │ smulleq r7, r0, r0, r9 │ │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ │ sbceq lr, r0, r0, lsl #16 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ @ instruction: 0x0118a3f8 │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ - adcseq r9, pc, r0, lsr sl @ │ │ │ │ │ + adcseq r9, pc, r0, ror #19 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ tsteq r8, r8, lsr #11 │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ tsteq r8, r0, lsl r4 │ │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ │ @@ -2213348,27 +2213120,27 @@ │ │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - sbceq sp, r2, r8 │ │ │ │ │ + sbceq sp, r2, r8, asr r0 │ │ │ │ │ sbceq fp, r1, r8, lsr #31 │ │ │ │ │ sbceq pc, r0, r8, lsl #30 │ │ │ │ │ @ instruction: 0x011b22f8 │ │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ │ adcseq pc, pc, r0, ror r6 @ │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ @ instruction: 0x011a23f0 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq sp, r0, r0, ror #29 │ │ │ │ │ - smulleq fp, r0, r8, r6 │ │ │ │ │ + sbceq fp, r0, r0, asr #13 │ │ │ │ │ sbceq ip, r0, r8, asr r0 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ tsteq fp, r0, lsr r7 │ │ │ │ │ sbceq r2, r0, r0, asr r3 │ │ │ │ │ tsteq fp, r0, lsr #15 │ │ │ │ │ smulleq r1, r1, r8, fp @ │ │ │ │ │ @@ -2213382,19 +2213154,19 @@ │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ sbceq r3, r0, r8, lsl #25 │ │ │ │ │ ldrdeq r7, [r2], #160 @ 0xa0 │ │ │ │ │ - ldrdeq ip, [r2], #200 @ 0xc8 │ │ │ │ │ + sbceq ip, r2, r8, lsr #26 │ │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ │ addeq r7, r1, r0, lsl #11 │ │ │ │ │ adcseq r4, pc, r8, lsr #11 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ sbceq r3, r1, r0, ror r6 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ sbceq ip, r0, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011b2db0 │ │ │ │ │ @@ -2213416,28 +2213188,28 @@ │ │ │ │ │ @ instruction: 0x011b31f8 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011b32d0 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq sl, r8, asr #7 │ │ │ │ │ - sbceq fp, r0, r8, lsr #11 │ │ │ │ │ + sbceq fp, r0, r0, lsl #11 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ sbceq lr, r0, r8, lsr #16 │ │ │ │ │ @ instruction: 0x011a2490 │ │ │ │ │ @ instruction: 0x011b1398 │ │ │ │ │ sbceq r2, r2, r8, asr #12 │ │ │ │ │ @ instruction: 0x011a24b8 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ ldrsbteq r0, [fp], #40 @ 0x28 │ │ │ │ │ adcseq lr, pc, r0, asr #18 │ │ │ │ │ - sbceq r2, r0, r8, asr #2 │ │ │ │ │ + smulleq r2, r0, r8, r1 │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ smulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x011b39b8 │ │ │ │ │ sbceq sp, r0, r0, asr #23 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ │ @@ -2219947,15 +2219719,15 @@ │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011bad90 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ adcseq sl, pc, r8, lsr r2 @ │ │ │ │ │ strheq r9, [r3], #152 @ 0x98 │ │ │ │ │ sbceq pc, r0, r0, asr r8 @ │ │ │ │ │ sbcseq r8, r4, r8, lsl #20 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #2 │ │ │ │ │ @@ -2219977,15 +2219749,15 @@ │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ ldrdeq r0, [r0], #0 │ │ │ │ │ adcseq r9, pc, r0, asr r8 @ │ │ │ │ │ tsteq sl, r0, asr r8 │ │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ - adcseq sl, pc, r8, lsr #1 │ │ │ │ │ + adcseq sl, pc, r0, lsl #1 │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ @ instruction: 0x011bb2f0 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ strdeq r5, [r1], r0 │ │ │ │ │ addeq r5, r1, r0, lsl #31 │ │ │ │ │ addeq r5, r1, r0, ror #29 │ │ │ │ │ @@ -2220006,42 +2219778,42 @@ │ │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ sbceq fp, r0, r8, ror r3 │ │ │ │ │ sbceq r6, r2, r8, lsl #10 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ - adcseq r9, sl, r0, ror #9 │ │ │ │ │ - adcseq r8, pc, r0, asr sp @ │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ + adcseq r8, pc, r8, lsr #26 │ │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ │ @ instruction: 0x011bcc90 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - sbceq r1, r1, r0, lsr r0 │ │ │ │ │ - sbceq pc, r0, r8, lsr #6 │ │ │ │ │ + sbceq r1, r1, r8 │ │ │ │ │ + sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ @ instruction: 0x011bcd90 │ │ │ │ │ @ instruction: 0x011bcdd0 │ │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ - sbceq r5, r2, r8, ror #23 │ │ │ │ │ - sbceq r1, r1, r0, lsr #17 │ │ │ │ │ + sbceq r5, r2, r0, asr #23 │ │ │ │ │ + sbceq r1, r1, r8, ror r8 │ │ │ │ │ tsteq fp, r0, asr #30 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ │ adcseq sl, sp, r0, ror r1 │ │ │ │ │ sbceq r5, r2, r8, lsr #11 │ │ │ │ │ adcseq lr, pc, r8, asr r0 @ │ │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ │ ldrheq sp, [fp, -r0] │ │ │ │ │ tsteq fp, r0, lsl #3 │ │ │ │ │ @ instruction: 0x011bd1b8 │ │ │ │ │ - sbceq r0, r1, r0, asr sp │ │ │ │ │ + sbceq r0, r1, r8, lsr #26 │ │ │ │ │ tsteq fp, r0, lsr #4 │ │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ @@ -2220050,29 +2219822,29 @@ │ │ │ │ │ tsteq fp, r0, lsr r4 │ │ │ │ │ tsteq sl, r8, asr #23 │ │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ │ sbceq r1, r2, r8, asr #2 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ @ instruction: 0x011bb3b0 │ │ │ │ │ - smulleq r1, r2, r8, r1 │ │ │ │ │ + sbceq r1, r2, r0, asr #3 │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ tsteq sl, r8, lsl r9 │ │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ │ adcseq pc, pc, r0, ror fp @ │ │ │ │ │ adcseq r8, pc, r0, lsr #17 │ │ │ │ │ tsteq fp, r8, lsr #15 │ │ │ │ │ sbceq r9, r3, r0, ror #19 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsl r7 │ │ │ │ │ tsteq sl, r8, ror #23 │ │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ │ sbceq r5, r2, r0, lsl #31 │ │ │ │ │ - sbceq r0, r2, r8, asr sl │ │ │ │ │ + sbceq r0, r2, r8, lsr #21 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ @ instruction: 0x011a2990 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, lsl #24 │ │ │ │ │ ldrdeq r6, [r0], #80 @ 0x50 │ │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ │ @@ -2220089,17 +2219861,17 @@ │ │ │ │ │ @ instruction: 0x011bb4d0 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ tsteq fp, r8, ror #9 │ │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ │ sbceq r6, r2, r0, lsr #7 │ │ │ │ │ smulleq r6, r2, r8, fp │ │ │ │ │ - sbceq lr, r2, r0, lsl #16 │ │ │ │ │ + ldrdeq lr, [r2], #120 @ 0x78 │ │ │ │ │ tsteq fp, r0, ror #6 │ │ │ │ │ - ldrdeq r7, [r2], #0 │ │ │ │ │ + strdeq r7, [r2], #8 │ │ │ │ │ sbceq r2, r2, r0, ror #14 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ @ instruction: 0x011be4d8 │ │ │ │ │ tsteq fp, r8, lsl r5 │ │ │ │ │ @@ -2220161,15 +2219933,15 @@ │ │ │ │ │ @ instruction: 0x011bb5f0 │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ │ tsteq sl, r8, asr #24 │ │ │ │ │ @ instruction: 0x01111df0 │ │ │ │ │ strheq r9, [r2], #232 @ 0xe8 │ │ │ │ │ adcseq r9, r9, r0, asr #8 │ │ │ │ │ - sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + strdeq r4, [r2], #8 │ │ │ │ │ tsteq fp, r8, asr #17 @ │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ @ instruction: 0x011a2b98 │ │ │ │ │ tsteq fp, r0, lsl #13 │ │ │ │ │ @ instruction: 0x011bf998 │ │ │ │ │ @ instruction: 0x011bf9d8 │ │ │ │ │ tsteq sl, r0, asr #23 │ │ │ │ │ @@ -2224246,15 +2224018,15 @@ │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ tsteq ip, r8, ror #5 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq ip, r0, ror #10 │ │ │ │ │ tsteq ip, r8, ror r5 │ │ │ │ │ sbceq sl, r2, r8, lsr r2 │ │ │ │ │ - adcseq ip, pc, r8, ror r8 @ │ │ │ │ │ + adcseq ip, pc, r0, lsr #17 │ │ │ │ │ strheq sl, [r2], #232 @ 0xe8 │ │ │ │ │ ldrshteq r7, [r9], #208 @ 0xd0 │ │ │ │ │ tsteq ip, r8, lsr #11 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ @ instruction: 0x011a2990 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ @@ -2224321,26 +2224093,26 @@ │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ tsteq ip, r8, lsr #7 │ │ │ │ │ @ instruction: 0x011353f0 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ strheq r9, [r1], #32 │ │ │ │ │ sbcseq r2, r4, r0, ror #4 │ │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ │ - strheq r5, [r2], #192 @ 0xc0 │ │ │ │ │ + sbceq r5, r2, r0, lsl ip │ │ │ │ │ adcseq r9, pc, r8, ror r3 @ │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ sbceq r1, r2, r8, ror sp │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ @ instruction: 0x01135490 │ │ │ │ │ adcseq ip, pc, r0, ror #14 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ tsteq r5, r0, lsl #16 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq r2, r2, r0, lsr sl │ │ │ │ │ tsteq ip, r8, ror #15 │ │ │ │ │ tsteq ip, r8, ror #7 │ │ │ │ │ tsteq r3, r0, asr #8 │ │ │ │ │ sbceq r9, r1, r0, lsl #16 │ │ │ │ │ @@ -2228034,27 +2227806,27 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ adcseq r9, r9, r0, asr #8 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ @ instruction: 0x011cc3f0 │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ tsteq ip, r8, lsr #6 │ │ │ │ │ sbceq r8, r2, r8, ror #13 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ sbceq r0, r1, r8, lsr ip │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ adcseq sl, ip, r0, lsl r2 │ │ │ │ │ - adcseq pc, pc, r0, lsr r0 @ │ │ │ │ │ + adcseq pc, pc, r8 │ │ │ │ │ @ instruction: 0x011d46b0 │ │ │ │ │ ldrhteq r1, [fp], #152 @ 0x98 │ │ │ │ │ rscseq r1, fp, r0, ror #19 │ │ │ │ │ sbceq ip, r2, r0, lsr #17 │ │ │ │ │ sbceq sp, r0, r8, lsl #10 │ │ │ │ │ adcseq r9, fp, r8, lsl #25 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ @@ -2228063,20 +2227835,20 @@ │ │ │ │ │ tsteq ip, r8, lsl #22 │ │ │ │ │ tsteq ip, r8, lsl r4 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ sbceq sp, r1, r0, asr r8 │ │ │ │ │ - umlalseq sp, pc, r0, r4 @ │ │ │ │ │ + ldrhteq sp, [pc], r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #2 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ tsteq ip, r8, ror #8 │ │ │ │ │ - sbceq r3, r0, r8, lsr #6 │ │ │ │ │ + ldrdeq r3, [r0], #40 @ 0x28 │ │ │ │ │ tsteq sp, r0, lsr #15 │ │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ │ @ instruction: 0x011cc490 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ sbceq r9, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ tsteq ip, r0, ror #9 │ │ │ │ │ @@ -2228085,15 +2227857,15 @@ │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ sbceq r9, r0, r0, lsl ip │ │ │ │ │ sbceq r7, r2, r0, lsl #6 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ - sbceq r9, r2, r0, lsl #31 │ │ │ │ │ + sbceq r9, r2, r8, asr pc │ │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ │ smulleq r4, r3, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #4 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq sp, r8, lsl #5 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ @@ -2228105,23 +2227877,23 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #11 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ @ instruction: 0x011d54b8 │ │ │ │ │ tsteq ip, r0, lsl #6 │ │ │ │ │ strdeq r1, [r1], #88 @ 0x58 │ │ │ │ │ adcseq r9, r9, r8, lsl lr │ │ │ │ │ strheq pc, [r1], #192 @ 0xc0 @ │ │ │ │ │ - ldrhteq r9, [fp], r8 │ │ │ │ │ + umlalseq r9, fp, r0, r9 │ │ │ │ │ sbceq r0, r1, r0, ror r1 │ │ │ │ │ sbceq r5, r2, r0, lsr #7 │ │ │ │ │ sbceq r0, r1, r0, asr #13 │ │ │ │ │ sbceq r7, r2, r8, lsl r9 │ │ │ │ │ adcseq ip, pc, r8, lsl #20 │ │ │ │ │ sbceq r8, r3, r8, ror r3 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - sbceq fp, r2, r0, ror #4 │ │ │ │ │ + sbceq fp, r2, r8, lsr r2 │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ sbceq r1, r1, r8, ror #28 │ │ │ │ │ sbceq r0, r1, r8, asr sl │ │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ │ sbceq r2, r0, r8, ror #23 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ strheq sp, [r0], #152 @ 0x98 │ │ │ │ │ @@ -2241004,50 +2240776,50 @@ │ │ │ │ │ tsteq sp, r8, lsl #8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #2 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq fp, pc, r8, asr #22 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ sbceq r7, r0, r8, asr r0 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ ldrdeq sl, [r0], #120 @ 0x78 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq fp, r2, r8, lsr #31 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ - sbceq r3, r2, r8, asr #2 │ │ │ │ │ + sbceq r3, r2, r0, lsr #2 │ │ │ │ │ sbceq r3, r0, r8, ror #23 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq r4, r3, r0, lsl r7 │ │ │ │ │ sbceq r6, r2, r0, lsr r0 │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ sbceq r2, r2, r0, ror fp │ │ │ │ │ sbceq sl, r3, r8 │ │ │ │ │ ldrhteq lr, [pc], r0 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ ldrsbteq r1, [r4], r8 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ adcseq r1, r4, r8, lsl r4 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - adcseq r1, r4, r8, lsr #31 │ │ │ │ │ + adcseq r1, r4, r0, lsl #31 │ │ │ │ │ strdeq r9, [r3], #208 @ 0xd0 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ adcseq sp, pc, r8, ror #28 │ │ │ │ │ - sbceq r0, r3, r0, lsr #12 │ │ │ │ │ + strdeq r0, [r3], #88 @ 0x58 │ │ │ │ │ sbceq r9, r3, r8, lsl lr │ │ │ │ │ adcseq r9, fp, r0, lsr #27 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ smulleq r7, r1, r8, fp │ │ │ │ │ sbceq r9, r3, r0, asr #28 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ @@ -2241082,17 +2240854,17 @@ │ │ │ │ │ sbceq r5, r2, r0, ror #9 │ │ │ │ │ adcseq sl, r3, r8, ror #18 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ tsteq lr, r0, ror #9 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ strdeq sl, [r1], #8 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ - sbceq r4, r3, r8, asr #2 │ │ │ │ │ + sbceq r4, r3, r0, lsr #2 │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ @ instruction: 0x011e7bf0 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ │ adcseq r9, fp, r0, lsr r5 │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ @@ -2241115,15 +2240887,15 @@ │ │ │ │ │ sbceq r8, r3, r0, ror #24 │ │ │ │ │ adcseq sp, pc, r0, lsl #31 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ smulleq r2, r3, r0, lr │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ tsteq lr, r8, asr #25 │ │ │ │ │ sbceq r6, r0, r0, lsl #6 │ │ │ │ │ - adcseq r0, r4, r8, ror #13 │ │ │ │ │ + adcseq r0, r4, r0, ror #14 │ │ │ │ │ @ instruction: 0x011e8df8 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ ldrdeq r0, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ tsteq lr, r8, lsr #31 │ │ │ │ │ @ instruction: 0x011e8ff8 │ │ │ │ │ tsteq lr, r0, asr r0 │ │ │ │ │ @@ -2241142,19 +2240914,19 @@ │ │ │ │ │ tsteq lr, r8, lsl #9 │ │ │ │ │ tsteq lr, r0, asr #9 │ │ │ │ │ @ instruction: 0x011e94f8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r9, r2, r0, lsl #26 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - sbceq r5, r2, r0, lsl #16 │ │ │ │ │ + sbceq r5, r2, r8, lsr #16 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbceq r4, r2, r8, lsr r2 │ │ │ │ │ ldrshteq r0, [r4], r8 │ │ │ │ │ - sbceq r1, r0, r0, asr #8 │ │ │ │ │ + sbceq r1, r0, r8, lsl r4 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ tsteq lr, r8, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, ror r9 │ │ │ │ │ adcseq pc, pc, r0, asr #23 │ │ │ │ │ @@ -2241165,15 +2240937,15 @@ │ │ │ │ │ sbceq r9, r2, r8, asr #2 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq sp, r8, asr #8 │ │ │ │ │ tsteq sp, r8, asr sp │ │ │ │ │ tsteq lr, r0, asr #27 │ │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ sbceq r0, r3, r8, asr sl │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ adcseq r4, pc, r8 │ │ │ │ │ sbceq r4, r3, r0, lsr #27 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ @@ -2249535,21 +2249307,21 @@ │ │ │ │ │ @ instruction: 0xf000e5e5 │ │ │ │ │ blls 13ed850 <__bss_end__@@Base+0xcf01a0> │ │ │ │ │ str r6, [r6, #2075] @ 0x81b │ │ │ │ │ @ instruction: 0xf9ecf000 │ │ │ │ │ rsbeq pc, ip, pc, asr #4 │ │ │ │ │ andne pc, r6, r0, asr #5 │ │ │ │ │ blt 2b2b070 <_edata@@Base+0x8d8070> │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ ldrsbteq r1, [r4], r8 │ │ │ │ │ adcseq r1, r4, r8, lsl r4 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - adcseq r1, r4, r8, lsr #31 │ │ │ │ │ + adcseq r1, r4, r0, lsl #31 │ │ │ │ │ strdeq r9, [r3], #208 @ 0xd0 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq r9, r3, r8, lsl lr │ │ │ │ │ adcseq r9, fp, r0, lsr #27 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ smulleq r7, r1, r8, fp │ │ │ │ │ @@ -2249602,31 +2249374,31 @@ │ │ │ │ │ sbcseq sl, r4, r0, asr r3 │ │ │ │ │ sbcseq sl, r4, r8, lsr r2 │ │ │ │ │ tsteq pc, r8, lsl #19 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ sbceq sl, r3, r0, ror r6 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ sbceq r8, r3, r0, ror #24 │ │ │ │ │ sbceq r9, r3, r0, lsr pc │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ adcseq sp, pc, r0, lsl #31 │ │ │ │ │ smulleq r2, r3, r0, lr │ │ │ │ │ @ instruction: 0x011f3df8 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ tsteq pc, r8, ror #28 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ sbceq r6, r0, r0, lsl #6 │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ - adcseq r0, r4, r8, ror #13 │ │ │ │ │ + adcseq r0, r4, r0, ror #14 │ │ │ │ │ @ instruction: 0x011f3ff8 │ │ │ │ │ tsteq pc, r0, asr #3 │ │ │ │ │ tsteq pc, r0, lsl #4 │ │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ │ sbcseq sl, r4, r0, lsr #2 │ │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ │ tsteq pc, r8, lsl #10 │ │ │ │ │ @@ -2249651,16 +2249423,16 @@ │ │ │ │ │ @ instruction: 0x011f55b8 │ │ │ │ │ @ instruction: 0x011e15d0 │ │ │ │ │ tsteq pc, r8, lsr r8 @ │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ @ instruction: 0x011f5ab8 │ │ │ │ │ tsteq lr, r0, ror #9 │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq sp, r8, lsr #22 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ @@ -2249671,15 +2249443,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq ip, r1, r8, lsr #11 │ │ │ │ │ ldrdeq r8, [r1], #200 @ 0xc8 │ │ │ │ │ strheq r7, [r1], #192 @ 0xc0 │ │ │ │ │ sbceq ip, r1, r8, ror #13 │ │ │ │ │ smulleq r9, r3, r0, lr │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq ip, r1, r0, lsl #21 │ │ │ │ │ sbceq fp, r1, r8, lsl #25 │ │ │ │ │ sbceq fp, r1, r8, lsr #1 │ │ │ │ │ sbceq ip, r1, r8, lsl #20 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ sbceq r5, r1, r8, lsl #5 │ │ │ │ │ @@ -2255953,15 +2255725,15 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ smulleq r0, r3, r8, r6 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ ldrhteq r9, [r3], r0 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ strheq r3, [r0], #152 @ 0x98 │ │ │ │ │ adcseq r8, ip, r0, lsr #13 │ │ │ │ │ - sbceq r4, r3, r0, lsl #11 │ │ │ │ │ + sbceq r4, r3, r8, asr r5 │ │ │ │ │ adcseq r8, ip, r8, lsl #19 │ │ │ │ │ adcseq r1, r4, r0, ror r6 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ adcseq r9, ip, r0, lsl #7 │ │ │ │ │ @@ -2255971,15 +2255743,15 @@ │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq ip, ip, r8, ror #6 │ │ │ │ │ adcseq ip, ip, r0, asr r4 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ sbceq ip, r1, r0, lsl #1 │ │ │ │ │ sbceq r5, r1, r8, ror r8 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ adcseq sp, ip, r0, ror #1 │ │ │ │ │ ldrhteq r8, [fp], #112 @ 0x70 │ │ │ │ │ @@ -2256024,15 +2255796,15 @@ │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ adcseq r6, sp, r0, asr r5 │ │ │ │ │ adcseq r6, sp, r0, asr #11 │ │ │ │ │ adcseq r6, sp, r0, ror #13 │ │ │ │ │ adcseq r6, sp, r0, lsr r7 │ │ │ │ │ adcseq r6, sp, r0, ror #21 │ │ │ │ │ sbceq r4, r3, r0, lsr #27 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ sbceq r2, r2, r0, lsl #1 │ │ │ │ │ rscseq r8, fp, r8, lsl #15 │ │ │ │ │ rscseq r8, fp, r8, lsr r7 │ │ │ │ │ adcseq r7, sp, r8, ror r2 │ │ │ │ │ rscseq r8, fp, r0, lsl r7 │ │ │ │ │ smulleq r2, r1, r8, fp │ │ │ │ │ @@ -2256077,18 +2255849,18 @@ │ │ │ │ │ adcseq r9, sp, r8, lsl r7 │ │ │ │ │ sbceq r3, r0, r8, lsl #25 │ │ │ │ │ sbceq r4, r3, r8, lsr #1 │ │ │ │ │ strdeq r2, [r3], #8 │ │ │ │ │ adcseq r9, sp, r8, lsl r8 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ ldrhteq r2, [fp], #168 @ 0xa8 │ │ │ │ │ - sbceq r6, r2, r0, lsr #2 │ │ │ │ │ + strdeq r6, [r2], #8 │ │ │ │ │ adcseq r9, sp, r0, lsl #20 │ │ │ │ │ rscseq r2, fp, r8, ror #21 │ │ │ │ │ - sbceq ip, r2, r0, lsl r7 │ │ │ │ │ + ldrdeq ip, [r2], #120 @ 0x78 │ │ │ │ │ adcseq r9, sp, r0, asr #21 │ │ │ │ │ ldrshteq r9, [sp], r8 │ │ │ │ │ adcseq r9, sp, r0, lsr fp │ │ │ │ │ ldrhteq r9, [sp], r8 │ │ │ │ │ adcseq r9, sp, r8, lsr #24 │ │ │ │ │ adcseq r9, sp, r8, lsr #25 │ │ │ │ │ sbceq lr, r2, r8, asr #27 │ │ │ │ │ @@ -2262181,15 +2261953,15 @@ │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ strdeq r1, [r2], #48 @ 0x30 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq pc, pc, r0, asr #3 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq fp, r2, r8, lsl #30 │ │ │ │ │ - strdeq r9, [r2], #88 @ 0x58 │ │ │ │ │ + ldrdeq r9, [r2], #80 @ 0x50 │ │ │ │ │ smulleq ip, r2, r8, r1 │ │ │ │ │ smlabbeq ip, r0, pc, r1 @ │ │ │ │ │ addeq r7, r1, r8, asr r0 │ │ │ │ │ adcseq pc, lr, r8, lsl sl @ │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ adcseq pc, lr, r0, ror #21 │ │ │ │ │ strdeq sp, [sp, -r8] │ │ │ │ │ @@ -2262208,16 +2261980,16 @@ │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ ldrhteq ip, [pc], r0 │ │ │ │ │ tsteq ip, r0, asr #28 │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ adcseq r9, r3, r8, lsr #11 │ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ - sbceq r1, r2, r0, lsl #16 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ + sbceq r1, r2, r8, lsr #16 │ │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ │ adcseq r8, pc, r0, ror r1 @ │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ addeq sl, r1, r0, asr #18 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ │ adcseq r0, pc, r0, lsl r8 @ │ │ │ │ │ @@ -2262225,15 +2261997,15 @@ │ │ │ │ │ adcseq r0, pc, r0, lsl #18 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq sl, r2, r0, lsl #6 │ │ │ │ │ smlabbeq sp, r0, r0, sp │ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ │ smlatbeq ip, r0, r8, r1 │ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ │ - adcseq pc, pc, r8, asr #7 │ │ │ │ │ + adcseq pc, pc, r0, lsr #7 │ │ │ │ │ smlabteq ip, r8, r8, r1 │ │ │ │ │ strdeq r1, [ip, -r0] │ │ │ │ │ tsteq ip, r8, lsl r9 │ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ │ ldrdeq r1, [r0], #0 │ │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ │ @@ -2262243,32 +2262015,32 @@ │ │ │ │ │ tsteq ip, r8, asr r5 │ │ │ │ │ addeq r7, r0, r0, lsl #11 │ │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ │ smlatteq ip, r0, lr, r1 │ │ │ │ │ sbceq r2, r1, r8, ror #18 │ │ │ │ │ strdeq fp, [r0], #128 @ 0x80 │ │ │ │ │ sbceq fp, r0, r8, lsr #16 │ │ │ │ │ - sbceq fp, r2, r0, asr #18 │ │ │ │ │ + sbceq fp, r2, r8, ror #18 │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ adcseq r9, sl, r0, lsl #16 │ │ │ │ │ sbceq ip, r0, r8, ror r8 │ │ │ │ │ ldrsbteq r8, [r3], r8 │ │ │ │ │ sbceq lr, r1, r0, lsr #2 │ │ │ │ │ smlabteq sp, r0, r1, sp │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ - smulleq r7, r2, r0, r4 │ │ │ │ │ + strheq r7, [r2], #72 @ 0x48 │ │ │ │ │ strheq r1, [r2], #72 @ 0x48 │ │ │ │ │ ldrdeq fp, [r0], #240 @ 0xf0 │ │ │ │ │ adcseq r8, pc, r0, ror #24 │ │ │ │ │ strdeq r0, [r0], #48 @ 0x30 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ rscseq r8, r9, r8, lsl r9 │ │ │ │ │ smulleq sp, r2, r0, r9 │ │ │ │ │ - sbceq r1, r0, r0, lsr #12 │ │ │ │ │ + ldrdeq r1, [r0], #80 @ 0x50 │ │ │ │ │ adcseq sl, sp, r0, ror #29 │ │ │ │ │ adcseq pc, pc, r8, ror sp @ │ │ │ │ │ sbceq lr, r1, r8, ror #18 │ │ │ │ │ sbceq r7, r2, r8, asr r0 │ │ │ │ │ sbceq r1, r2, r8, asr r0 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ ldrshteq pc, [pc], r8 @ │ │ │ │ │ @@ -2262277,30 +2262049,30 @@ │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ adcseq r1, pc, r8, lsl #29 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ sbceq pc, r1, r0, lsr r0 @ │ │ │ │ │ ldrdeq r0, [r2], #160 @ 0xa0 │ │ │ │ │ adcseq r9, pc, r0, asr #13 │ │ │ │ │ strdeq r1, [ip, -r8] │ │ │ │ │ - sbceq pc, r1, r8, lsl #30 │ │ │ │ │ + sbceq pc, r1, r0, ror #29 │ │ │ │ │ @ instruction: 0x010c1698 │ │ │ │ │ adcseq lr, pc, r8, lsr #16 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ @ instruction: 0x010c12b0 │ │ │ │ │ smulleq lr, r0, r8, r6 │ │ │ │ │ umlalseq r1, r4, r0, r4 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ adcseq pc, pc, r0, lsl #21 │ │ │ │ │ ldrdeq r7, [r3], #40 @ 0x28 │ │ │ │ │ sbceq lr, r0, r0, lsl #21 │ │ │ │ │ sbceq r2, r1, r0, ror #29 │ │ │ │ │ strdeq r3, [r1], #168 @ 0xa8 │ │ │ │ │ sbceq r3, r0, r0, ror #9 │ │ │ │ │ ldrhteq fp, [pc], r8 │ │ │ │ │ - ldrshteq fp, [pc], r0 │ │ │ │ │ + adcseq fp, pc, r8, asr #7 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ strheq r7, [r2], #152 @ 0x98 │ │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ │ smlabteq sp, r0, fp, sp │ │ │ │ │ strdeq r1, [ip, -r0] │ │ │ │ │ sbceq ip, r2, r0, ror #29 │ │ │ │ │ sbceq r5, r2, r0, asr sp │ │ │ │ │ @@ -2262315,29 +2262087,29 @@ │ │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ │ smlatbeq sp, r8, r0, sp │ │ │ │ │ sbceq r2, r2, r8, lsl lr │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ @ instruction: 0x010c1490 │ │ │ │ │ smlatteq sp, r8, fp, sp │ │ │ │ │ sbceq ip, r0, r0, lsl #21 │ │ │ │ │ - sbceq r2, r0, r0, lsl r2 │ │ │ │ │ + sbceq r2, r0, r8, lsr r2 │ │ │ │ │ ldrdeq r5, [ip, -r8] │ │ │ │ │ - sbceq r3, r2, r0, lsl ip │ │ │ │ │ + sbceq r3, r2, r8, ror #23 │ │ │ │ │ strheq r2, [r1], #32 │ │ │ │ │ adcseq r9, fp, r0, lsr r0 │ │ │ │ │ qaddeq sp, r8, sp │ │ │ │ │ smlabbeq ip, r8, r7, r1 │ │ │ │ │ tsteq ip, r0, lsr #6 │ │ │ │ │ adcseq sl, pc, r8, lsl #5 │ │ │ │ │ sbceq lr, r0, r0, lsl #26 │ │ │ │ │ adcseq sl, sp, r0, lsr #27 │ │ │ │ │ adcseq lr, pc, r0, lsr #7 │ │ │ │ │ sbceq r0, r2, r8, lsl lr │ │ │ │ │ sbceq r1, r0, r0, lsr pc │ │ │ │ │ - smulleq r1, r0, r8, fp │ │ │ │ │ + sbceq r1, r0, r0, asr #23 │ │ │ │ │ adcseq sp, pc, r8, ror r8 @ │ │ │ │ │ sbceq r0, r0, r0, ror r6 │ │ │ │ │ ldrshteq r9, [fp], r8 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ sbceq r2, r1, r8, lsr r7 │ │ │ │ │ @ instruction: 0x010c5398 │ │ │ │ │ sbceq sp, r0, r0, lsl #16 │ │ │ │ │ @@ -2286280,19 +2286052,19 @@ │ │ │ │ │ sbceq r0, r2, r8, ror #3 │ │ │ │ │ rscseq r8, sl, r8, asr #11 │ │ │ │ │ sbceq r8, r0, r8, asr sl │ │ │ │ │ smlabteq sp, r0, fp, r1 │ │ │ │ │ @ instruction: 0x010c6c90 │ │ │ │ │ ldrdeq r1, [sp, -r8] │ │ │ │ │ strdeq r6, [ip, -r8] │ │ │ │ │ - sbceq pc, r2, r0, asr #23 │ │ │ │ │ + smulleq pc, r2, r8, fp @ │ │ │ │ │ strdeq fp, [r0], #128 @ 0x80 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ - sbceq r5, r2, r8 │ │ │ │ │ + ldrdeq r4, [r2], #240 @ 0xf0 │ │ │ │ │ adcseq r4, pc, r8, lsr r2 @ │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ @ instruction: 0x010c71b8 │ │ │ │ │ smlabbeq ip, r8, r2, r7 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ sbceq r8, r2, r8, lsr #1 │ │ │ │ │ @@ -2286348,15 +2286120,15 @@ │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ smlatbeq ip, r8, fp, r9 │ │ │ │ │ sbceq r2, r2, r8, lsl lr │ │ │ │ │ sbcseq sl, r4, r8, lsr ip │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ ldrshteq r2, [r4], r0 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ rscseq r8, sl, r8, ror #12 │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ @@ -2286369,15 +2286141,15 @@ │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ sbceq r7, r3, r8, ror r3 │ │ │ │ │ sbceq fp, r2, r0, lsr pc │ │ │ │ │ sbceq r5, r0, r0, ror #19 │ │ │ │ │ rscseq r8, sl, r8, lsr #13 │ │ │ │ │ tsteq r5, r0, asr sp │ │ │ │ │ tsteq ip, r0, ror r6 │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ │ tsteq ip, r0, ror r9 │ │ │ │ │ tsteq ip, r8, asr #20 │ │ │ │ │ smlabbeq ip, r8, sl, sl │ │ │ │ │ sbceq r9, r3, r8, lsr #6 │ │ │ │ │ sbceq r9, r3, r0, asr r3 │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ @@ -2286449,15 +2286221,15 @@ │ │ │ │ │ tsteq ip, r8, lsr r0 │ │ │ │ │ adcseq r8, pc, r0, lsl #26 │ │ │ │ │ sbceq ip, r2, r8, asr #17 │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ adcseq sp, pc, r8, asr pc @ │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ - sbceq r8, r2, r8, lsr ip │ │ │ │ │ + sbceq r8, r2, r0, ror #24 │ │ │ │ │ adcseq r4, pc, r0, lsr pc @ │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ │ ldrdeq r6, [r0], #160 @ 0xa0 │ │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ │ smlatbeq ip, r0, r3, ip │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ @@ -2286466,15 +2286238,15 @@ │ │ │ │ │ sbceq fp, r1, r8, asr #27 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbceq r9, r2, r8, lsr #26 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ ldrdeq r7, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ adcseq r9, r3, r8, ror r3 │ │ │ │ │ sbceq r3, r2, r0, ror #9 │ │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ smlabbeq sp, r8, r1, r5 │ │ │ │ │ ldrdeq r2, [pc, -r0] │ │ │ │ │ adcseq pc, pc, r8, asr r5 @ │ │ │ │ │ @@ -2286506,40 +2286278,40 @@ │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ rscseq r8, sl, r8, asr #14 │ │ │ │ │ tsteq ip, r8, lsr #10 │ │ │ │ │ tsteq ip, r8, ror #10 │ │ │ │ │ rscseq r8, sl, r8, ror #14 │ │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ │ smlabbeq ip, r8, r6, sp │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ ldrsbteq r8, [pc], r0 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ @ instruction: 0x010d5290 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ smlatbeq sp, r8, r2, r5 │ │ │ │ │ ldrdeq sp, [ip, -r0] │ │ │ │ │ sbceq r3, r2, r8, lsl r9 │ │ │ │ │ tsteq ip, r0, asr r9 │ │ │ │ │ - sbceq r7, r2, r8, lsl r4 │ │ │ │ │ + sbceq r7, r2, r0, asr #8 │ │ │ │ │ smlabteq sp, r0, r2, r5 │ │ │ │ │ - sbceq r4, r0, r0, lsl ip │ │ │ │ │ + sbceq r4, r0, r8, lsr ip │ │ │ │ │ rscseq r8, sl, r8, lsl #15 │ │ │ │ │ strdeq r5, [sp, -r0] │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ @ instruction: 0x010cdbb8 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #1 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x010f2198 │ │ │ │ │ adcseq r4, pc, r8, lsl lr @ │ │ │ │ │ smlabteq pc, r0, r1, r2 @ │ │ │ │ │ rscseq r8, fp, r0, lsr #12 │ │ │ │ │ smulleq sp, r2, r0, lr │ │ │ │ │ - sbceq r1, r2, r8, lsr #6 │ │ │ │ │ + sbceq r1, r2, r0, lsl #6 │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ rscseq r8, sl, r8, lsr #15 │ │ │ │ │ strheq r5, [r0], #72 @ 0x48 │ │ │ │ │ smlabteq ip, r8, r3, lr │ │ │ │ │ sbceq ip, r2, r0, lsr #27 │ │ │ │ │ @@ -2286561,18 +2286333,18 @@ │ │ │ │ │ strdeq r9, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r9, r2, r0, lsr #12 │ │ │ │ │ @ instruction: 0x010ddeb8 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ rscseq r8, sl, r8, lsl #16 │ │ │ │ │ tsteq ip, r8, lsr r2 @ │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbceq r2, r3, r0, lsr pc │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ - sbceq r8, r2, r0, lsl ip │ │ │ │ │ + sbceq r8, r2, r8, ror #23 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ sbcseq r8, r4, r8, ror sp │ │ │ │ │ sbceq fp, r0, r0, lsr r0 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ strheq r1, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ @@ -2286620,15 +2286392,15 @@ │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ smlalseq r8, r9, r8, r1 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ sbceq r9, r3, r0, ror #14 │ │ │ │ │ sbceq r3, r3, r8, lsl r9 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ ldrdeq r0, [sp, -r8] │ │ │ │ │ adcseq r8, pc, r0, lsl #11 │ │ │ │ │ tsteq sp, r0, asr #22 │ │ │ │ │ smlabbeq sp, r8, fp, r0 │ │ │ │ │ tsteq r1, r0, lsl #11 │ │ │ │ │ ldrsbeq r2, [r4], #120 @ 0x78 │ │ │ │ │ sbceq r9, r1, r8, lsr r7 │ │ │ │ │ @@ -2286672,15 +2286444,15 @@ │ │ │ │ │ sbceq r9, r3, r0, lsl #1 │ │ │ │ │ addeq r5, r0, r0, asr #18 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ sbcseq ip, r4, r0, lsl r7 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq r5, r0, r8, ror r3 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r8, r2 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ smlatteq sp, r8, r8, r2 │ │ │ │ │ strheq r5, [r0], #152 @ 0x98 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ rscseq r8, sl, r8, lsr #16 │ │ │ │ │ adcseq r1, r4, r8, lsr r2 │ │ │ │ │ @@ -2286723,16 +2286495,16 @@ │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ tsteq r1, r8, asr #12 │ │ │ │ │ sbceq r4, r3, r0, lsl r7 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ smlabteq sp, r8, r8, r3 │ │ │ │ │ addeq r2, r0, r0, asr #3 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ sbceq r8, r2, r0, lsl #11 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r1, r2, r0, ror #9 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbceq r1, r2, r8, lsr #1 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @@ -2286749,32 +2286521,32 @@ │ │ │ │ │ rscseq r8, sl, r8, ror #17 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ rscseq r8, sl, r8, lsl #18 │ │ │ │ │ sbcseq sl, r4, r8, lsl r4 │ │ │ │ │ rscseq r8, r9, r8, asr pc │ │ │ │ │ sbceq r6, r2, r0, ror #9 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ - sbceq r2, r0, r8, lsr #1 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ + sbceq r2, r0, r0, lsl #1 │ │ │ │ │ adcseq lr, pc, r8, lsr #16 │ │ │ │ │ sbceq r8, r3, r8, lsr r2 │ │ │ │ │ smulleq sp, r1, r0, lr │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ adcseq ip, pc, r8, lsl #20 │ │ │ │ │ sbceq r8, r3, r0, asr r3 │ │ │ │ │ sbceq r8, r2, r8, lsl #30 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ sbceq r1, r3, r0, asr #28 │ │ │ │ │ ldrdeq r1, [r2], #40 @ 0x28 │ │ │ │ │ sbceq r9, r0, r0, asr r8 │ │ │ │ │ tsteq sp, r0, asr #10 │ │ │ │ │ tsteq pc, r8, asr #2 │ │ │ │ │ ldrsbteq r8, [fp], #160 @ 0xa0 │ │ │ │ │ - sbceq r7, r2, r8, asr pc │ │ │ │ │ + sbceq r7, r2, r0, lsr pc │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ sbceq r8, r2, r0, ror #29 │ │ │ │ │ @ instruction: 0x010d4690 │ │ │ │ │ strheq sl, [r2], #152 @ 0x98 │ │ │ │ │ sbceq fp, r2, r8, lsl #5 │ │ │ │ │ sbceq r0, r3, r0, ror #29 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ @@ -2286801,15 +2286573,15 @@ │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq r1, r3, r8, lsr #1 │ │ │ │ │ ldrdeq r4, [sp, -r0] │ │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ smlabbeq sp, r8, lr, r4 │ │ │ │ │ smlabteq sp, r8, lr, r4 │ │ │ │ │ - sbceq r7, r2, r0, asr #23 │ │ │ │ │ + smulleq r7, r2, r8, fp │ │ │ │ │ adcseq r9, r9, r0, lsr #7 │ │ │ │ │ sbceq r3, r2, r8, ror r3 │ │ │ │ │ smlatbeq sp, r0, sl, r5 │ │ │ │ │ sbceq r3, r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x010d5ab8 │ │ │ │ │ ldrdeq r5, [sp, -r0] │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ @@ -2286834,15 +2286606,15 @@ │ │ │ │ │ smlabteq sp, r0, r8, r6 │ │ │ │ │ adcseq sl, r3, r8, asr #2 │ │ │ │ │ ldrsbteq pc, [r3], r0 @ │ │ │ │ │ sbceq r9, r0, r0, lsr #12 │ │ │ │ │ ldrdeq r5, [sp, -r8] │ │ │ │ │ smlabteq sp, r8, pc, r5 @ │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ smlatteq sp, r0, r0, fp │ │ │ │ │ sbceq r6, r3, r0, ror #29 │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ tsteq sp, r0, ror #28 │ │ │ │ │ sbceq r7, r2, r8 │ │ │ │ │ sbcseq r8, r4, r8, asr #12 │ │ │ │ │ @@ -2286913,40 +2286685,40 @@ │ │ │ │ │ ldrdeq r8, [sp, -r0] │ │ │ │ │ tsteq sp, r8, asr #30 │ │ │ │ │ @ instruction: 0x010d8f98 │ │ │ │ │ sbceq r1, r1, r0, lsl #11 │ │ │ │ │ sbceq r1, r1, r8, lsl #30 │ │ │ │ │ smulleq sp, r2, r0, r9 │ │ │ │ │ strdeq r0, [r0], #48 @ 0x30 │ │ │ │ │ - sbceq r1, r0, r0, lsr #12 │ │ │ │ │ + ldrdeq r1, [r0], #80 @ 0x50 │ │ │ │ │ sbceq r3, r0, r0, ror #9 │ │ │ │ │ ldrhteq fp, [pc], r8 │ │ │ │ │ smulleq r7, r3, r0, r9 │ │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - smulleq r7, r2, r0, r4 │ │ │ │ │ + strheq r7, [r2], #72 @ 0x48 │ │ │ │ │ strheq r1, [r2], #72 @ 0x48 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ strdeq fp, [sp, -r0] │ │ │ │ │ tsteq sp, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r0, lsl ip @ │ │ │ │ │ strheq r7, [r3], #192 @ 0xc0 │ │ │ │ │ addeq ip, r1, r8, lsr r7 │ │ │ │ │ rscseq r8, sl, r8, ror #18 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ sbceq r3, r2, r0, ror #14 │ │ │ │ │ sbceq r2, r3, r8, lsr r7 │ │ │ │ │ sbceq r2, r3, r0, lsl ip │ │ │ │ │ sbceq r1, r3, r0, lsl #11 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ sbceq r4, r2, r0, ror #14 │ │ │ │ │ sbceq lr, r1, r0, lsl #11 │ │ │ │ │ - sbceq r1, r2, r0, asr #13 │ │ │ │ │ + smulleq r1, r2, r8, r6 │ │ │ │ │ adcseq sl, ip, r0, lsl #21 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ smlabbeq pc, r0, r0, r2 @ │ │ │ │ │ smlabteq sp, r0, r0, sl │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ @ instruction: 0x010862b9 │ │ │ │ │ tsteq r8, r9, lsr #8 │ │ │ │ │ @@ -2304814,15 +2304586,15 @@ │ │ │ │ │ sbceq r6, r0, r8, ror r3 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ - adcseq lr, r3, r8, lsr #21 │ │ │ │ │ + ldrsbteq lr, [r3], r0 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq lr, r8, lsl #8 @ │ │ │ │ │ tsteq lr, r0, asr #8 @ │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ smlabteq lr, r0, r4, pc @ │ │ │ │ │ strdeq pc, [lr, -r8] │ │ │ │ │ tsteq lr, r0, lsr r5 @ │ │ │ │ │ @@ -2304861,27 +2304633,27 @@ │ │ │ │ │ tsteq lr, r8, ror sp @ │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ @ instruction: 0x01135198 │ │ │ │ │ sbceq fp, r1, r8, ror #13 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ smlatbeq pc, r8, r2, r0 @ │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ smlabteq pc, r0, r8, sp @ │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ │ sbceq pc, r2, r0, lsr #27 │ │ │ │ │ ldrdeq sp, [pc, -r8] │ │ │ │ │ strdeq sp, [pc, -r0] │ │ │ │ │ @@ -2304947,15 +2304719,15 @@ │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ @ instruction: 0x010fd998 │ │ │ │ │ ldrdeq r1, [pc, -r0] │ │ │ │ │ smlabbeq lr, r8, sl, r2 │ │ │ │ │ strdeq r7, [r0], #128 @ 0x80 │ │ │ │ │ smlatteq pc, r8, sl, r1 │ │ │ │ │ ldrshteq pc, [r3], r8 @ │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ sbceq lr, r1, r0, lsl #26 │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ @ instruction: 0x010f3898 │ │ │ │ │ ldrdeq r3, [pc, -r0] │ │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ │ tsteq pc, r0, asr #18 │ │ │ │ │ @@ -2304963,15 +2304735,15 @@ │ │ │ │ │ @ instruction: 0x010f39b0 │ │ │ │ │ strdeq r3, [pc, -r0] │ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ │ smlabbeq pc, r0, sl, r3 @ │ │ │ │ │ sbcseq lr, r4, r8, lsr #1 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ sbceq r3, r3, r8, lsl r9 │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ @ instruction: 0x010f3bb0 │ │ │ │ │ smlatteq pc, r8, fp, r3 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ @ instruction: 0x010f3c90 │ │ │ │ │ smlabteq pc, r8, ip, r3 @ │ │ │ │ │ @@ -2305063,15 +2304835,15 @@ │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ smlatteq pc, r8, sl, sp │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ sbceq r1, r0, r0, lsr r5 │ │ │ │ │ adcseq r2, r4, r8, asr #12 │ │ │ │ │ smlatteq pc, r0, r2, r7 │ │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ │ - adcseq r1, r4, r8, lsr r7 │ │ │ │ │ + adcseq r1, r4, r0, lsl r7 │ │ │ │ │ smlabbeq pc, r0, r3, r7 @ │ │ │ │ │ @ instruction: 0x010f73b8 │ │ │ │ │ strdeq r7, [pc, -r0] │ │ │ │ │ smlabteq pc, r0, r4, r7 @ │ │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ │ smlabbeq pc, r8, r5, r7 @ │ │ │ │ │ smlabteq pc, r0, r5, r7 @ │ │ │ │ │ @@ -2305204,15 +2304976,15 @@ │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ adcseq r9, r3, r0, ror fp │ │ │ │ │ smlatbeq pc, r0, r9, fp @ │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ smlatteq lr, r8, sl, r2 │ │ │ │ │ sbceq r9, r0, r8, asr #17 │ │ │ │ │ smlabbeq pc, r0, fp, fp @ │ │ │ │ │ - sbceq r0, r3, r0, ror #24 │ │ │ │ │ + sbceq r0, r3, r8, lsr ip │ │ │ │ │ umlalseq r9, r3, r8, fp │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ │ tsteq lr, r8, lsl #22 │ │ │ │ │ strheq r8, [r0], #32 │ │ │ │ │ tsteq pc, r8, lsl r1 @ │ │ │ │ │ strdeq r3, [r3], #208 @ 0xd0 │ │ │ │ │ @@ -2305223,15 +2304995,15 @@ │ │ │ │ │ adcseq sl, r3, r8, lsl r9 │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ sbceq r7, r0, r8, lsr #1 │ │ │ │ │ tsteq pc, r0, lsr sp @ │ │ │ │ │ adcseq r2, r4, r0, lsr r0 │ │ │ │ │ @ instruction: 0x010fde90 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ @ instruction: 0x010fe6b8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ adcseq r9, r3, r8, lsl #25 │ │ │ │ │ tsteq pc, r0, lsl r8 @ │ │ │ │ │ tsteq lr, r8, ror #22 │ │ │ │ │ sbceq r5, r0, r0, ror #24 │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ @@ -2316041,30 +2315813,30 @@ │ │ │ │ │ adcseq ip, pc, r0, asr r8 @ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ sbceq ip, r0, r8, lsl #10 │ │ │ │ │ ldrdeq r4, [r4], r0 │ │ │ │ │ sbceq fp, r0, r0, lsl r7 │ │ │ │ │ tsteq r7, r0, ror #24 │ │ │ │ │ sbceq ip, r0, r0, ror #19 │ │ │ │ │ - smulleq ip, r2, r8, r6 │ │ │ │ │ + sbceq ip, r2, r8, asr #12 │ │ │ │ │ @ instruction: 0x0117ccb0 │ │ │ │ │ sbceq r2, r2, r8, lsl #5 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ │ ldrsbteq pc, [pc], r8 @ │ │ │ │ │ adcseq fp, pc, r8, lsr ip @ │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ - sbceq r7, r2, r0, lsl ip │ │ │ │ │ + sbceq r7, r2, r8, lsr ip │ │ │ │ │ sbceq sp, r2, r0, asr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ ldrdeq r3, [r2], #0 │ │ │ │ │ sbceq r6, r2, r0, lsr #7 │ │ │ │ │ - smulleq r5, r2, r8, r1 │ │ │ │ │ + sbceq r5, r2, r0, asr #3 │ │ │ │ │ subeq r9, r9, r8, asr #10 │ │ │ │ │ ldrhteq r2, [r4], r0 │ │ │ │ │ strdeq r8, [pc, -r8] │ │ │ │ │ addeq r5, r0, r0, lsl #6 │ │ │ │ │ @ instruction: 0x008242b0 │ │ │ │ │ strdeq r5, [r0], r0 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ @@ -2316116,23 +2315888,23 @@ │ │ │ │ │ sbceq r4, r3, r0, asr r8 │ │ │ │ │ smlatbeq pc, r8, r9, r6 @ │ │ │ │ │ sbceq r2, r3, r8, asr #27 │ │ │ │ │ sbceq ip, r1, r8, lsl #30 │ │ │ │ │ ldrdeq r9, [r9], #-96 @ 0xffffffa0 │ │ │ │ │ ldrshteq r9, [sl], r0 │ │ │ │ │ @ instruction: 0x0117cfd0 │ │ │ │ │ - adcseq r1, r4, r0, ror #14 │ │ │ │ │ + adcseq r1, r4, r8, lsr r7 │ │ │ │ │ sbceq r7, r2, r8, lsr #26 │ │ │ │ │ sbcseq pc, r3, r8, lsl r4 @ │ │ │ │ │ @ instruction: 0x010f8b90 │ │ │ │ │ umaaleq r9, r9, r8, r6 │ │ │ │ │ sbceq fp, r0, r0, ror #29 │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ subeq r9, r9, r8, ror r7 │ │ │ │ │ - strdeq r0, [r3], #88 @ 0x58 │ │ │ │ │ + sbceq r0, r3, r0, lsr #12 │ │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ │ sbceq fp, r0, r8, lsl #30 │ │ │ │ │ strdeq fp, [r0], #208 @ 0xd0 │ │ │ │ │ subeq r9, r9, r8, lsl sl │ │ │ │ │ ldrdeq fp, [r0], #120 @ 0x78 │ │ │ │ │ sbceq ip, r0, r0, lsr r5 │ │ │ │ │ sbceq r1, r3, r0, ror r6 │ │ │ │ │ @@ -2316153,74 +2315925,74 @@ │ │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ │ addeq r9, r1, r8, lsl r9 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ smlatteq pc, r0, fp, r7 │ │ │ │ │ - strdeq r1, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r1, r0, r0, lsr #7 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ tsteq pc, r0, asr lr @ │ │ │ │ │ smlabbeq pc, r0, r2, r9 @ │ │ │ │ │ ldrdeq ip, [r2], #0 │ │ │ │ │ - strdeq r7, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq r7, r2, r0, lsr #22 │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ tsteq pc, r8, ror #8 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ sbceq r4, r1, r8, lsl #15 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ sbceq pc, r0, r0, ror #4 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ smlatbeq pc, r0, sp, r8 @ │ │ │ │ │ @ instruction: 0x010f8db8 │ │ │ │ │ strdeq r1, [r0], #168 @ 0xa8 │ │ │ │ │ tsteq sl, r8, asr #2 │ │ │ │ │ sbceq r9, r2, r0, ror #4 │ │ │ │ │ - sbceq sp, r0, r8, lsl #30 │ │ │ │ │ + sbceq sp, r0, r0, lsr pc │ │ │ │ │ smlabbeq pc, r0, pc, r8 @ │ │ │ │ │ sbceq sp, r0, r0, lsr #12 │ │ │ │ │ @ instruction: 0x010f8fb0 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ rscseq r8, r9, r0, lsl #21 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ sbceq sl, r2, r8, ror #23 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ addeq r7, r1, r8, asr #12 │ │ │ │ │ swpeq sl, r8, [pc] @ │ │ │ │ │ addeq r2, r0, r8, lsr #16 │ │ │ │ │ mrseq sl, (UNDEF: 31) │ │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ │ smlabteq pc, r8, r1, sl @ │ │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ │ - sbceq sp, r1, r8, lsr #31 │ │ │ │ │ + ldrdeq sp, [r1], #240 @ 0xf0 │ │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ │ tsteq pc, r0, asr r3 @ │ │ │ │ │ tsteq pc, r8, asr #8 │ │ │ │ │ adcseq r9, r9, r0, ror #14 │ │ │ │ │ tsteq sl, r0, asr #3 │ │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ │ adcseq sp, pc, r0, lsr #7 │ │ │ │ │ sbceq fp, r0, r0, asr #8 │ │ │ │ │ tsteq sl, r8, ror #3 │ │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ │ sbceq fp, r0, r0, asr #3 │ │ │ │ │ tsteq sl, r8, lsr r2 │ │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ │ - smulleq r0, r2, r8, fp │ │ │ │ │ + sbceq r0, r2, r0, asr #23 │ │ │ │ │ adcseq r4, pc, r8, asr #17 │ │ │ │ │ - ldrshteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, asr #17 │ │ │ │ │ sbceq r2, r1, r8, lsl #10 │ │ │ │ │ - sbceq r2, r0, r8, lsl r4 │ │ │ │ │ + strdeq r2, [r0], #48 @ 0x30 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ @ instruction: 0x011a22b0 │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ smlatteq pc, r0, r6, sp │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ @@ -2316315,37 +2316087,37 @@ │ │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ │ adcseq r2, r4, r8, lsr #26 │ │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ │ sbceq r6, r1, r8, lsr #1 │ │ │ │ │ adcseq pc, pc, r0, ror #14 │ │ │ │ │ smlabbeq lr, r8, r6, r2 │ │ │ │ │ - sbceq r6, r0, r0, ror #14 │ │ │ │ │ + sbceq r6, r0, r8, lsr r7 │ │ │ │ │ adcseq r2, r4, r8, lsr ip │ │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ │ sbceq r2, r1, r8, ror #3 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ smlatbeq lr, r8, r6, r2 │ │ │ │ │ - sbceq r5, r0, r0, lsl r2 │ │ │ │ │ + sbceq r5, r0, r8, ror #3 │ │ │ │ │ adcseq r9, r9, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ │ sbceq r0, r1, r0, lsl #21 │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ smlabteq lr, r8, r6, r2 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ ldrshteq r9, [r9], r8 │ │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ smlatteq lr, r8, r6, r2 │ │ │ │ │ sbceq r6, r0, r8, ror r8 │ │ │ │ │ sbceq r5, r1, r0, lsr #12 │ │ │ │ │ @ instruction: 0x0110e7d8 │ │ │ │ │ sbceq r6, r1, r0, ror r6 │ │ │ │ │ - ldrsbteq sl, [pc], r8 │ │ │ │ │ + adcseq sl, pc, r0, lsl #16 │ │ │ │ │ tsteq lr, r8, lsl #14 │ │ │ │ │ sbceq r4, r0, r0, lsl r2 │ │ │ │ │ adcseq r9, r9, r0, ror r1 │ │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ │ sbceq r4, r3, r8, lsl #20 │ │ │ │ │ sbceq r3, r2, r8, asr #7 │ │ │ │ │ tsteq r0, r8, ror #27 │ │ │ │ │ @@ -2316368,15 +2316140,15 @@ │ │ │ │ │ tsteq r0, r8, asr #4 @ │ │ │ │ │ strdeq lr, [r4], r0 │ │ │ │ │ strdeq lr, [r4], r8 │ │ │ │ │ @ instruction: 0x0117cdf0 │ │ │ │ │ sbceq fp, r2, r8 │ │ │ │ │ addeq lr, r4, r8, asr r5 │ │ │ │ │ sbcseq lr, r4, r8, lsl lr │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ sbceq pc, r1, r0, lsr #12 │ │ │ │ │ sbceq r8, r2, r8, ror #13 │ │ │ │ │ addeq ip, r1, r8, lsr r7 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ tsteq sl, sp, asr #22 │ │ │ │ │ smlatteq sl, r1, fp, fp │ │ │ │ │ @@ -2322520,15 +2322292,15 @@ │ │ │ │ │ sbceq r5, r3, r0, lsr r5 │ │ │ │ │ sbceq r5, r3, r8, ror #8 │ │ │ │ │ umaaleq r8, r9, r8, pc @ │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ adcseq r9, pc, r8, lsr #6 │ │ │ │ │ sbcseq r2, r4, r8, lsr #6 │ │ │ │ │ sbcseq r2, r4, r0, asr r3 │ │ │ │ │ - sbceq r1, r3, r0, lsl #16 │ │ │ │ │ + sbceq r1, r3, r0, asr r8 │ │ │ │ │ sbceq lr, r0, r8, asr #17 │ │ │ │ │ tsteq r3, r0, lsl r1 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ sbceq r9, r1, r8, ror r8 │ │ │ │ │ sbceq r1, r1, r8, lsr #26 │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ @@ -2322549,15 +2322321,15 @@ │ │ │ │ │ sbceq r5, r2, r0, asr #28 │ │ │ │ │ sbceq fp, r2, r0, lsl #21 │ │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ │ smulleq lr, r0, r0, lr │ │ │ │ │ subeq r9, r9, r0, lsr fp │ │ │ │ │ smulleq r0, r1, r8, r6 │ │ │ │ │ sbceq sp, r2, r0, lsl #21 │ │ │ │ │ - sbceq r7, r2, r0, lsl ip │ │ │ │ │ + sbceq r7, r2, r8, lsr ip │ │ │ │ │ subeq r9, r9, r8, lsr #12 │ │ │ │ │ subeq r9, r9, r0, ror #12 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r3, r8, lsl #24 │ │ │ │ │ @@ -2322593,15 +2322365,15 @@ │ │ │ │ │ @ instruction: 0x0114f6b0 │ │ │ │ │ tsteq r4, r8, asr #13 @ │ │ │ │ │ tsteq r4, r0, ror #13 @ │ │ │ │ │ sbceq r9, r3, r0, asr r3 │ │ │ │ │ sbceq sp, r2, r8, lsl #25 │ │ │ │ │ tsteq r4, r0, lsr #6 │ │ │ │ │ tsteq r4, r8, asr r3 │ │ │ │ │ - sbceq sp, r2, r8, lsr ip │ │ │ │ │ + sbceq sp, r2, r0, lsl ip │ │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ │ tsteq r4, r8, lsr r4 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ tsteq ip, r8, lsr #1 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ tsteq ip, r0, lsl #1 │ │ │ │ │ @@ -2325386,30 +2325158,30 @@ │ │ │ │ │ adcseq ip, pc, r0, asr r8 @ │ │ │ │ │ tsteq r7, r8 │ │ │ │ │ strdeq sl, [r3], #208 @ 0xd0 │ │ │ │ │ addeq r7, r0, r0, lsr r5 │ │ │ │ │ sbceq pc, r2, r8, lsr #11 │ │ │ │ │ tsteq r2, r8, asr #25 │ │ │ │ │ @ instruction: 0x011e5df0 │ │ │ │ │ - adcseq r9, r9, r0, lsl #1 │ │ │ │ │ + adcseq r9, r9, r8, lsr #1 │ │ │ │ │ tsteq r6, r8, lsr r0 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ tsteq r7, r0, asr r0 │ │ │ │ │ sbceq r0, r1, r0, asr #13 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ tsteq r7, r8, rrx │ │ │ │ │ sbceq r7, r2, r8, lsl r9 │ │ │ │ │ tsteq r2, r8, ror #25 │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ sbceq pc, r2, r0, ror r6 @ │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ @ instruction: 0x011e5eb8 │ │ │ │ │ - sbceq lr, r2, r0, asr #13 │ │ │ │ │ + sbceq lr, r2, r8, ror #13 │ │ │ │ │ ldrdeq r1, [r2], #0 │ │ │ │ │ tsteq r2, r8, lsl #26 │ │ │ │ │ tsteq lr, r0, ror #29 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ adcseq r8, r3, r8, lsr #31 │ │ │ │ │ addeq r9, r1, r8, ror #8 │ │ │ │ │ addeq ip, r1, r8, ror #13 │ │ │ │ │ @@ -2325455,15 +2325227,15 @@ │ │ │ │ │ sbceq sl, r3, r8, ror r3 │ │ │ │ │ sbceq sl, r3, r0, lsr #7 │ │ │ │ │ sbceq r2, r2, r8 │ │ │ │ │ tsteq lr, r8, lsr #31 │ │ │ │ │ strheq pc, [r1], #232 @ 0xe8 @ │ │ │ │ │ @ instruction: 0x011e5fd0 │ │ │ │ │ sbceq sl, r3, r0, ror #4 │ │ │ │ │ - sbceq r3, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq r3, [r2], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x011732f0 │ │ │ │ │ tsteq r7, r8, lsl #6 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ tsteq fp, r1, asr #20 │ │ │ │ │ tsteq fp, sp, asr sp │ │ │ │ │ tsteq fp, r1, lsl #26 │ │ │ │ │ smlatteq fp, r9, r9, r6 │ │ │ │ │ @@ -2327032,17 +2326804,17 @@ │ │ │ │ │ @ instruction: 0xf0004770 │ │ │ │ │ svclt 0x0000f8bd │ │ │ │ │ eoreq sp, r8, r8, asr #1 │ │ │ │ │ rsccc pc, r8, sl, asr #12 │ │ │ │ │ andne pc, fp, r0, asr #5 │ │ │ │ │ stmialt r6, {ip, sp, lr, pc}^ │ │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ tsteq pc, r0, asr #30 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ tsteq pc, r0, ror #31 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ tsteq pc, r0, asr #1 │ │ │ │ │ @@ -2327051,20 +2326823,20 @@ │ │ │ │ │ @ instruction: 0x011f4190 │ │ │ │ │ @ instruction: 0x011f41f0 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ tsteq pc, r0, asr #5 │ │ │ │ │ adcseq lr, r3, r0, lsr #27 │ │ │ │ │ cmpeq r0, r0, asr sp │ │ │ │ │ - sbceq r2, r0, r0, ror #29 │ │ │ │ │ + smulleq r2, r0, r0, lr │ │ │ │ │ adcseq lr, r3, r0, lsr #12 │ │ │ │ │ tsteq pc, r8, lsl r4 @ │ │ │ │ │ tsteq pc, r8, ror #8 │ │ │ │ │ @ instruction: 0x011f44b8 │ │ │ │ │ - ldrdeq r9, [r2], #40 @ 0x28 │ │ │ │ │ + strheq r9, [r2], #32 │ │ │ │ │ sbceq r9, r2, r8, lsl r4 │ │ │ │ │ @ instruction: 0x011f45f8 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ tsteq fp, r0, asr #29 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ @@ -2327325,15 +2327097,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x01260a91 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, lsl #20 │ │ │ │ │ + adcseq sl, sp, r0, lsr sl │ │ │ │ │ @ instruction: 0x0125d62d │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r1, r8, ror #3 │ │ │ │ │ @ instruction: 0x01264719 │ │ │ │ │ @@ -2327373,15 +2327145,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq sl, [r2], #120 @ 0x78 │ │ │ │ │ @ instruction: 0x0125a961 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq r9, [pc], r8 │ │ │ │ │ + umlalseq r9, pc, r0, lr @ │ │ │ │ │ @ instruction: 0x0125d319 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r0, asr sp │ │ │ │ │ ldrdeq r1, [r6, -r1]! @ │ │ │ │ │ @@ -2327414,15 +2327186,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r7, [pc], #80 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, asr #23 │ │ │ │ │ + sbceq r3, r2, r0, lsl ip │ │ │ │ │ hvceq 51869 @ 0xca9d │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2327468,15 +2327240,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ smlatbeq ip, r8, pc, ip @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrheq r4, [r8], #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, lsr #11 │ │ │ │ │ + sbceq r2, r2, r0, ror r6 │ │ │ │ │ rscseq r8, r8, r9, lsl #7 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2327492,15 +2327264,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, ror #13 │ │ │ │ │ + sbceq lr, r1, r0, asr r8 │ │ │ │ │ rscseq r8, r8, r1, lsl #5 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ ldrsbteq r2, [r4], r8 │ │ │ │ │ strdeq r4, [ip, #-1] │ │ │ │ │ @@ -2327726,15 +2327498,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq ip, r0, lsr sl │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrsbeq r4, [r8], #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, asr pc │ │ │ │ │ + sbceq sl, r2, r8 │ │ │ │ │ rscseq r7, r8, sp, asr #2 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2327756,15 +2327528,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smullseq r7, pc, r8, r7 @ │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ + sbceq pc, r1, r0, ror #24 │ │ │ │ │ rscseq r4, r8, r9, ror sl │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2327798,15 +2327570,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, pc, r0, asr #15 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ rscseq r7, r8, r5, ror #31 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2328122,33 +2327894,33 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r7, [pc], #136 @ │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r8, lsl #10 │ │ │ │ │ + sbceq r8, r2, r0, lsr r5 │ │ │ │ │ rscseq r4, r8, r1, lsl #15 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r8, lsr #11 │ │ │ │ │ + ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ rscseq r0, r8, r9, asr #9 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, ror #28 │ │ │ │ │ rscseq r0, r8, sp, lsl #10 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, asr sp │ │ │ │ │ + sbceq r0, r2, r0, lsr #27 │ │ │ │ │ rscseq r0, r8, r5, lsr #10 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r0, lsl #26 │ │ │ │ │ ldrhteq sl, [r8], #21 │ │ │ │ │ @@ -2328224,15 +2327996,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r3, [r2], #80 @ 0x50 │ │ │ │ │ rscseq fp, r8, r5, ror pc │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r8, asr sl @ │ │ │ │ │ + ldrshteq r8, [pc], r8 │ │ │ │ │ rscseq sl, r8, r9, lsl #15 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2328284,27 +2328056,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, lsl #30 │ │ │ │ │ smlalseq r7, r8, r5, r4 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, asr #12 │ │ │ │ │ + sbceq ip, r2, r0, asr #13 │ │ │ │ │ rscseq r4, r8, r5, lsl r7 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, ror #13 │ │ │ │ │ rscseq ip, r8, r9, lsl ip │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, lsr #1 │ │ │ │ │ + sbceq r5, r2, r8, asr #2 │ │ │ │ │ ldrsbteq r6, [r8], #233 @ 0xe9 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r1, r8, asr #22 │ │ │ │ │ rscseq r9, r8, r1, asr r5 │ │ │ │ │ @@ -2328323,15 +2328095,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, ror r6 @ │ │ │ │ │ smlalseq r0, r8, sp, sl │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq lr, [r1], #88 @ 0x58 │ │ │ │ │ + smulleq lr, r1, r8, r6 │ │ │ │ │ ldrhteq r4, [r8], #105 @ 0x69 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adcseq r2, pc, r0, lsr #4 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2328381,15 +2328153,15 @@ │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ rscseq sp, r8, sp, lsl #16 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2328453,15 +2328225,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, lsl #21 │ │ │ │ │ rscseq r5, r8, sp, lsl #6 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, lsr pc │ │ │ │ │ + sbceq r7, r2, r8, asr pc │ │ │ │ │ rscseq sl, r8, r9, ror r1 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r8, ror #28 │ │ │ │ │ rscseq r4, r8, sp, lsl r4 │ │ │ │ │ @@ -2328483,15 +2328255,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r3, r5, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, lsl #11 │ │ │ │ │ + sbceq r1, r0, r8, lsr #11 │ │ │ │ │ rscseq r5, r8, r9, ror #2 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, lsr r5 │ │ │ │ │ rscseq sl, r8, r5, lsl r1 │ │ │ │ │ @@ -2328531,27 +2328303,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ rscseq r3, r8, r1, asr ip │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, ror #23 │ │ │ │ │ + sbceq sp, r2, r8, lsr ip │ │ │ │ │ rscseq r3, r8, r5, lsl #23 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r8, asr r5 │ │ │ │ │ + sbceq r6, r2, r0, lsl #11 │ │ │ │ │ ldrhteq r0, [r8], #141 @ 0x8d │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r8, lsl #20 │ │ │ │ │ + sbceq sp, r1, r0, lsr sl │ │ │ │ │ rscseq ip, r8, r1, asr #21 │ │ │ │ │ smlatbeq fp, r0, r1, fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r0, [r2], #40 @ 0x28 │ │ │ │ │ rscseq r0, r8, r1, lsl r8 │ │ │ │ │ @@ -2328855,15 +2328627,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, asr #3 │ │ │ │ │ tsteq r7, r1, ror #14 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r9, [r2], #88 @ 0x58 │ │ │ │ │ + ldrdeq r9, [r2], #80 @ 0x50 │ │ │ │ │ tsteq r7, r1, ror sl │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r8, lsl #30 │ │ │ │ │ smlabbeq r7, r1, sl, r5 │ │ │ │ │ @@ -2328909,15 +2328681,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r0, lsr #2 │ │ │ │ │ @ instruction: 0x01078ebd │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r8, lsl #30 │ │ │ │ │ + sbceq pc, r1, r0, ror #29 │ │ │ │ │ smlabbeq r7, r9, fp, r9 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r8, asr r0 │ │ │ │ │ smlabteq r7, r1, lr, r9 │ │ │ │ │ @@ -2328927,15 +2328699,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r0, lsl #1 │ │ │ │ │ strdeq r5, [r7, -r5] │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, lsl #16 │ │ │ │ │ + sbceq r1, r2, r8, lsr #16 │ │ │ │ │ smlatteq r7, sp, r2, sl │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq ip, [pc], r0 │ │ │ │ │ tsteq r7, r5, lsr r9 │ │ │ │ │ @@ -2328963,15 +2328735,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r0, r0, lsr #17 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, lsl ip │ │ │ │ │ + sbceq r3, r2, r8, ror #23 │ │ │ │ │ ldrdeq sl, [r7, -sp] │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r0, lsr #27 │ │ │ │ │ @ instruction: 0x0107a79d │ │ │ │ │ @@ -2328993,15 +2328765,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ ldrsbteq r6, [r7], #101 @ 0x65 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, lsl r4 │ │ │ │ │ rscseq r8, r7, sp, lsr r4 │ │ │ │ │ @@ -2329035,21 +2328807,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, lsr #12 │ │ │ │ │ rscseq r7, r7, r9, lsr r0 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r0, ror #4 │ │ │ │ │ + sbceq r8, r2, r8, lsr r2 │ │ │ │ │ rscseq r9, r7, r5, lsr #14 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, ror r1 │ │ │ │ │ + smulleq r0, r2, r8, r1 │ │ │ │ │ ldrsbteq r9, [r7], #85 @ 0x55 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r2, r0, lsl r7 │ │ │ │ │ rscseq r6, r7, sp, lsr #11 │ │ │ │ │ @@ -2329059,15 +2328831,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r8, asr r5 │ │ │ │ │ rscseq r6, r7, r5, asr #10 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r0, r0, lsl #6 │ │ │ │ │ + sbceq r3, r0, r0, asr r3 │ │ │ │ │ rscseq r8, r7, r5, lsr #19 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, lsl #6 │ │ │ │ │ ldrsbteq r7, [r7], #129 @ 0x81 │ │ │ │ │ @@ -2329077,15 +2328849,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, lsr sl │ │ │ │ │ rscseq r8, r7, r5, lsr #18 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ ldrshteq r7, [r7], #161 @ 0xa1 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r0, [r0], #120 @ 0x78 │ │ │ │ │ rscseq r8, r7, r1, lsl #27 │ │ │ │ │ @@ -2329101,15 +2328873,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r3, [r2], #232 @ 0xe8 │ │ │ │ │ rscseq r8, r7, r1, lsr #6 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, ror r6 │ │ │ │ │ + sbceq r3, r2, r0, asr #13 │ │ │ │ │ rscseq r6, r7, r1, asr #9 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, lsl r9 │ │ │ │ │ ldrsbteq r6, [r7], #153 @ 0x99 │ │ │ │ │ @@ -2329137,15 +2328909,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r0, asr #10 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8 │ │ │ │ │ + ldrdeq r4, [r2], #240 @ 0xf0 │ │ │ │ │ tsteq r7, sp, lsr #16 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2329155,27 +2328927,27 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r1, r0, r8, fp │ │ │ │ │ + sbceq r1, r0, r0, asr #23 │ │ │ │ │ tsteq r7, r5, asr sl │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq fp, r2, r8, r1 │ │ │ │ │ rscseq r6, r7, sp, asr #3 │ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r8, asr #7 │ │ │ │ │ + adcseq pc, pc, r0, lsr #7 │ │ │ │ │ tsteq r7, r9, lsl #8 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r0, ror r1 @ │ │ │ │ │ @ instruction: 0x010769b9 │ │ │ │ │ @@ -2329245,15 +2329017,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r8, lsr #16 │ │ │ │ │ tsteq r7, sp, lsl #12 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r7, r2, r0, r4 │ │ │ │ │ + strheq r7, [r2], #72 @ 0x48 │ │ │ │ │ ldrdeq r8, [r7, -r1] │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r1, [r2], #72 @ 0x48 │ │ │ │ │ smlabteq r7, r5, fp, r9 │ │ │ │ │ @@ -2329299,15 +2329071,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq sp, r2, r0, r9 │ │ │ │ │ smlatteq r7, sp, r6, r6 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ smlatbeq r7, r9, ip, r5 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, ror sp @ │ │ │ │ │ strdeq r5, [r7, -sp] │ │ │ │ │ @@ -2329317,15 +2329089,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r8, ror #18 │ │ │ │ │ tsteq r7, r9, ror #16 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, lsr #12 │ │ │ │ │ + ldrdeq r1, [r0], #80 @ 0x50 │ │ │ │ │ smlatbeq r7, sp, r6, r6 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq fp, [pc], r8 │ │ │ │ │ smlabbeq r7, r9, sp, r5 │ │ │ │ │ @@ -2333277,15 +2333049,15 @@ │ │ │ │ │ ldrdeq r0, [ip, -r8] │ │ │ │ │ @ instruction: 0x010c0d90 │ │ │ │ │ cmpeq r4, r8, lsl #15 │ │ │ │ │ smlabteq ip, r0, sp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r0, sp, r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq lr, r4, r8, sl │ │ │ │ │ + adcseq lr, r4, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, ror sp │ │ │ │ │ @ instruction: 0x010c0db0 │ │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ │ @ instruction: 0x010c0db8 │ │ │ │ │ addeq r7, r0, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2334564,15 +2334336,15 @@ │ │ │ │ │ @ instruction: 0x010c21b0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, lsl #31 │ │ │ │ │ smlabteq ip, r8, r1, r2 │ │ │ │ │ smlatbeq ip, r8, r1, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq fp, r0, r0, lsl #11 │ │ │ │ │ + sbceq fp, r0, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r0, r1, r2 │ │ │ │ │ smlatteq ip, r0, r2, r2 │ │ │ │ │ smlatbeq ip, r0, r1, r2 │ │ │ │ │ tsteq ip, r0, lsr #4 │ │ │ │ │ addeq r7, r1, r8, lsr #1 │ │ │ │ │ tsteq ip, r8, lsl r2 │ │ │ │ │ @@ -2334964,15 +2334736,15 @@ │ │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ strdeq r2, [ip, -r8] │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq ip, r8, lsl r8 │ │ │ │ │ - adcseq r9, fp, r0, lsr pc │ │ │ │ │ + adcseq r9, fp, r8, asr pc │ │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ │ @ instruction: 0x0080ceb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq ip, r0, lsr #16 │ │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2336035,15 +2335807,15 @@ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ smlabbeq ip, r8, r8, r3 │ │ │ │ │ @ instruction: 0x010c36b0 │ │ │ │ │ smlabteq ip, r8, r8, r3 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ smlabteq ip, r0, r8, r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - strdeq r9, [pc], r0 @ │ │ │ │ │ + adceq r9, pc, r0, lsr #24 │ │ │ │ │ @ instruction: 0x010c3898 │ │ │ │ │ smlatbeq ip, r0, r8, r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrdeq r3, [ip, -r8] │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010c38b0 │ │ │ │ │ ldrhteq r9, [r9], r0 │ │ │ │ │ @@ -2336146,15 +2335918,15 @@ │ │ │ │ │ tsteq ip, r8, ror #20 │ │ │ │ │ addeq r7, r1, r8, lsr #1 │ │ │ │ │ @ instruction: 0x010c3ab8 │ │ │ │ │ addeq r9, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x010c3a90 │ │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, lsl #25 │ │ │ │ │ + strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ smlabbeq ip, r8, sl, r3 │ │ │ │ │ tsteq ip, r8, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ @ instruction: 0x010c3ab0 │ │ │ │ │ addeq r9, r1, r8, asr r0 │ │ │ │ │ adcseq r8, r0, r0, lsr #14 │ │ │ │ │ @@ -2336318,15 +2336090,15 @@ │ │ │ │ │ adcseq r9, r6, r8, ror r7 │ │ │ │ │ smlabteq sp, r0, r2, r1 │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ strdeq r3, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010ddeb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r7, r0, r0, lsr pc │ │ │ │ │ + sbceq r7, r0, r0, lsl #31 │ │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2336337,15 +2336109,15 @@ │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ tsteq ip, r8, ror #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ │ tsteq ip, r8, ror sp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq pc, r0, r0, lsr fp @ │ │ │ │ │ + adcseq pc, r0, r8, asr fp @ │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq ip, r0, fp, r3 │ │ │ │ │ smlabteq ip, r0, sp, r3 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ smlabbeq ip, r8, sp, r3 │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ @@ -2336374,15 +2336146,15 @@ │ │ │ │ │ strdeq r3, [ip, -r8] │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ tsteq ip, r8, lsl #28 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, lsl lr │ │ │ │ │ - sbceq r6, r0, r8, lsl #25 │ │ │ │ │ + strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r0, r0, r2 @ │ │ │ │ │ smlatteq ip, r8, sp, r3 │ │ │ │ │ @ instruction: 0x010c3d98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #26 │ │ │ │ │ smlatbeq ip, r0, r0, r4 │ │ │ │ │ @@ -2336453,15 +2336225,15 @@ │ │ │ │ │ tsteq ip, r8, lsl #30 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ - adcseq fp, r6, r8, asr #4 │ │ │ │ │ + adcseq fp, r6, r8, lsl r2 │ │ │ │ │ ldrdeq r2, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ │ smlabteq ip, r8, lr, r3 │ │ │ │ │ tsteq ip, r0, asr #30 │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @@ -2336532,28 +2336304,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qaddeq r4, r0, ip │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ smlabbeq ip, r0, r0, r4 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ swpeq r4, r0, [ip] │ │ │ │ │ - sbceq r7, r0, r0, lsr pc │ │ │ │ │ + sbceq r7, r0, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq ip, r0, pc, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ strheq r4, [ip, -r8] │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r1, r1, r8, lsl #27 │ │ │ │ │ + ldrsbteq r1, [r1], r8 │ │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ │ smlabteq ip, r8, r0, r4 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ strheq r4, [ip, -r0] │ │ │ │ │ ldrdeq r3, [ip, -r8] │ │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2336778,43 +2336550,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r8, r5, r4 │ │ │ │ │ + @ instruction: 0x010c4590 │ │ │ │ │ tsteq ip, r8, ror r4 │ │ │ │ │ adcseq sp, lr, r0, lsr #23 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011cc5f8 │ │ │ │ │ smlatbeq ip, r0, r4, r4 │ │ │ │ │ - strdeq sp, [fp, #-80]! @ 0xffffffb0 │ │ │ │ │ + cmneq fp, r8, lsl #12 │ │ │ │ │ @ instruction: 0x010c4498 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ @ instruction: 0x010c4490 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011cc5f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq ip, r8, r4, r4 │ │ │ │ │ @ instruction: 0x010c44b0 │ │ │ │ │ - cmneq fp, r0, lsr #12 │ │ │ │ │ + cmneq fp, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr ip @ │ │ │ │ │ smlabteq ip, r8, r4, r4 │ │ │ │ │ - cmneq fp, r0, asr r6 │ │ │ │ │ + cmneq fp, r8, ror #12 │ │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ │ smlabbeq ip, r0, r6, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [ip, -r8] │ │ │ │ │ - tsteq ip, r0, asr #12 │ │ │ │ │ - cmneq fp, r0, lsl #13 │ │ │ │ │ + smlabbeq ip, r8, r5, r4 │ │ │ │ │ + @ instruction: 0x016bd698 │ │ │ │ │ @ instruction: 0x010c44b8 │ │ │ │ │ @ instruction: 0x010c8698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [ip, -r8] │ │ │ │ │ smlatteq ip, r8, r4, r4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq fp, ip, r8, lsl sp │ │ │ │ │ @@ -2336853,16 +2336625,16 @@ │ │ │ │ │ tsteq ip, r8, asr #10 │ │ │ │ │ tsteq ip, r8, ror r5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlabbeq ip, r0, r5, r4 │ │ │ │ │ sbceq r5, r0, r8, asr #27 │ │ │ │ │ tsteq ip, r8, ror #10 │ │ │ │ │ tsteq ip, r8, lsl #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010c4590 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq fp, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c4598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ │ smlatbeq ip, r8, r5, r4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq lr, r0, r0, ror #18 │ │ │ │ │ @@ -2336898,17 +2336670,17 @@ │ │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq sp, r0, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq sp, [fp, #-96]! @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2337016,33 +2336788,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq ip, r8, r7, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq ip, r0, r7, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr r8 │ │ │ │ │ + tsteq ip, r0, asr #16 │ │ │ │ │ tsteq ip, r0, lsr #16 │ │ │ │ │ ldrhteq lr, [lr], r0 │ │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ │ - cmneq fp, r0, ror #13 │ │ │ │ │ + strdeq sp, [fp, #-104]! @ 0xffffff98 │ │ │ │ │ tsteq ip, r0, lsr r8 │ │ │ │ │ - cmneq fp, r0, lsl r7 │ │ │ │ │ - tsteq ip, r8, asr r8 │ │ │ │ │ - cmneq fp, r0, asr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr #16 │ │ │ │ │ + cmneq fp, r8, lsr #14 │ │ │ │ │ + tsteq ip, r8, lsr r8 │ │ │ │ │ + cmneq fp, r8, asr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq fp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smceq 48496 @ 0xbd70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2337058,15 +2336830,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r0, r9, r4 @ │ │ │ │ │ smlabteq ip, r0, r8, r4 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x010c48b8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r4, r0, ror #14 │ │ │ │ │ + adcseq r0, r4, r8, ror #13 │ │ │ │ │ smlabteq ip, r8, r8, r4 │ │ │ │ │ @ instruction: 0x010c48b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01404b98 │ │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2337074,19 +2336846,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r8, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r9, r4 │ │ │ │ │ strdeq r4, [ip, -r8] │ │ │ │ │ adcseq lr, lr, r8, ror r8 │ │ │ │ │ tsteq ip, r0, lsl #18 │ │ │ │ │ - @ instruction: 0x017f2290 │ │ │ │ │ + cmneq pc, r8, lsr #5 │ │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ │ - ldrsbeq r2, [pc, #-40] @ 10c48e4 <__bss_end__@@Base+0x9c7234> │ │ │ │ │ + ldrsheq r2, [pc, #-32] @ 10c48ec <__bss_end__@@Base+0x9c723c> │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, lsl #6 │ │ │ │ │ + cmneq pc, r0, lsr #6 │ │ │ │ │ tsteq ip, r8, lsl r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r0, r0, ror r9 │ │ │ │ │ smlatteq ip, r0, pc, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #12 │ │ │ │ │ smlabbeq ip, r0, r9, r4 │ │ │ │ │ @@ -2337155,15 +2336927,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlatteq ip, r0, sl, r4 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, r1, r2 @ │ │ │ │ │ tsteq ip, r0, asr #20 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r4, ip, r0, ror #8 │ │ │ │ │ + adceq r4, ip, r0, asr #8 │ │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r8, r8, r4 │ │ │ │ │ smlabbeq ip, r8, sl, r4 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ │ smlaltteq r4, r0, r8, fp │ │ │ │ │ @@ -2337216,15 +2336988,15 @@ │ │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r8, lsl #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r0, lsr fp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ - adcseq r0, r4, r0, ror #14 │ │ │ │ │ + adcseq r0, r4, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr ip @ │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ adcseq sp, r7, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2337416,57 +2337188,57 @@ │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ ldrsbteq r6, [fp], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r6, [fp], #120 @ 0x78 │ │ │ │ │ tsteq ip, r8, lsl #28 │ │ │ │ │ smlatteq ip, r8, ip, r4 │ │ │ │ │ tsteq ip, r8, asr lr │ │ │ │ │ - cmneq pc, r8, lsr r3 @ │ │ │ │ │ + cmneq pc, r0, asr r3 @ │ │ │ │ │ tsteq ip, r0, ror #28 │ │ │ │ │ - cmneq pc, r8, ror #6 │ │ │ │ │ + cmneq pc, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x017f2398 │ │ │ │ │ + ldrheq r2, [pc, #-48] @ 10c4e3c <__bss_end__@@Base+0x9c778c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #30 │ │ │ │ │ smlabbeq ip, r0, lr, r4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #24 @ │ │ │ │ │ @ instruction: 0x010c4e90 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x010c4e98 │ │ │ │ │ tsteq ip, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r6, #-200] @ 0xffffff38 @ │ │ │ │ │ - strdeq r4, [ip, -r8] │ │ │ │ │ + smlatbeq ip, r8, lr, r4 │ │ │ │ │ adcseq lr, lr, r8, asr fp │ │ │ │ │ - ldrdeq r4, [ip, -r0] │ │ │ │ │ - addeq r4, r4, r0, lsl #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, asr sl │ │ │ │ │ smlabteq ip, r0, lr, r4 │ │ │ │ │ @ instruction: 0x010c4eb0 │ │ │ │ │ smlabteq ip, r8, lr, r4 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ │ - cmneq fp, r0, lsr r5 │ │ │ │ │ + addeq r4, r4, r0, lsl #11 │ │ │ │ │ smlatteq ip, r0, lr, r4 │ │ │ │ │ - cmneq fp, r8, asr #10 │ │ │ │ │ + cmneq fp, r0, lsr r5 │ │ │ │ │ smlatteq ip, r8, lr, r4 │ │ │ │ │ - cmneq fp, r0, ror #10 │ │ │ │ │ + cmneq fp, r8, asr #10 │ │ │ │ │ strdeq r4, [ip, -r0] │ │ │ │ │ + cmneq fp, r0, ror #10 │ │ │ │ │ + strdeq r4, [ip, -r8] │ │ │ │ │ smceq 48472 @ 0xbd58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x016bd590 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #30 │ │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, lsl pc │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2337514,15 +2337286,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [ip, -r0] │ │ │ │ │ smlatteq ip, r0, pc, r4 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r0, r0, ror r1 │ │ │ │ │ + sbceq r1, r0, r0, lsr #2 │ │ │ │ │ smlatteq ip, r8, pc, r4 @ │ │ │ │ │ ldrdeq r4, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2337538,15 +2337310,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, lsr r0 @ │ │ │ │ │ @ instruction: 0x010798bd │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r0, asr #18 │ │ │ │ │ + sbceq fp, r2, r8, ror #18 │ │ │ │ │ smlatbeq r7, r9, r3, r8 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, lsr #31 │ │ │ │ │ tsteq r7, sp, asr r9 │ │ │ │ │ @@ -2337568,15 +2337340,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r8, lsr #1 │ │ │ │ │ smlabteq r7, r1, r9, r9 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r8, lsr ip │ │ │ │ │ + sbceq r8, r2, r0, ror #24 │ │ │ │ │ @ instruction: 0x01075eb9 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r0, lsl #21 │ │ │ │ │ strdeq r5, [r7, -sp] │ │ │ │ │ @@ -2337604,15 +2337376,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r7, [r2], #152 @ 0x98 │ │ │ │ │ strdeq r5, [r7, -r5] │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq fp, [pc], r0 │ │ │ │ │ + adcseq fp, pc, r8, asr #7 │ │ │ │ │ tsteq r7, sp, lsr #32 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, ror #13 │ │ │ │ │ tsteq r7, r9, ror r1 │ │ │ │ │ @@ -2337748,15 +2337520,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r3, [r2], #160 @ 0xa0 @ │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, lsl r2 │ │ │ │ │ + sbceq r2, r0, r8, lsr r2 │ │ │ │ │ smlabbeq r7, r1, r3, sl │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2337832,15 +2337604,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r4, r5, r8, ror #11 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r9, r2, r0, r4 │ │ │ │ │ + sbceq r9, r2, r8, ror #8 │ │ │ │ │ smlaltteq r6, ip, sp, ip │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2337916,15 +2337688,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ smlabbeq ip, r8, r5, r6 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r8, asr sl │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, lsr #16 │ │ │ │ │ + sbceq r2, r2, r0, asr r8 │ │ │ │ │ cmpeq fp, sp, asr #20 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2337958,15 +2337730,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq pc, r8, r8, ror #22 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r9, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r9, [r2], #88 @ 0x58 │ │ │ │ │ smlalbbeq pc, ip, r1, r4 @ │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ strdeq r5, [ip, -r8] │ │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ │ @@ -2338639,15 +2338411,15 @@ │ │ │ │ │ tsteq ip, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r3, r0, r8, lsl #30 │ │ │ │ │ + adcseq r3, r0, r8, ror #28 │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r8, pc, r4 @ │ │ │ │ │ smlabteq ip, r0, r1, r6 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ smlabbeq ip, r8, r1, r6 │ │ │ │ │ ldrdeq r4, [r0, #-200] @ 0xffffff38 │ │ │ │ │ @@ -2338710,15 +2338482,15 @@ │ │ │ │ │ smlabbeq ip, r0, r2, r6 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r8, ror #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x010c6290 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, ror r2 │ │ │ │ │ - sbceq r1, r0, r0, ror r1 │ │ │ │ │ + sbceq r1, r0, r0, lsr #2 │ │ │ │ │ smlatbeq ip, r0, r2, r6 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r8, lsl r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x010c62b0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010c6298 │ │ │ │ │ @@ -2338947,15 +2338719,15 @@ │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ tsteq ip, r0, asr r6 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ - adceq r4, ip, r0, lsl #8 │ │ │ │ │ + adceq r4, ip, r0, lsr #8 │ │ │ │ │ smlatbeq ip, r0, sp, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, ror r3 │ │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ │ cmpeq r2, r8, ror #11 │ │ │ │ │ tsteq ip, r8, asr r6 │ │ │ │ │ @@ -2339436,15 +2339208,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ ldrmi r9, [r7, #-436]! @ 0xfffffe4c │ │ │ │ │ strdeq r6, [ip, -r0] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlatteq ip, r8, sp, r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r2, r0, asr #23 │ │ │ │ │ + smulleq pc, r2, r8, fp @ │ │ │ │ │ strdeq r6, [ip, -r8] │ │ │ │ │ smlatteq ip, r0, sp, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f27b0 │ │ │ │ │ ldrdeq r6, [ip, -r8] │ │ │ │ │ smlabteq ip, r8, sp, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ @@ -2339535,15 +2339307,15 @@ │ │ │ │ │ vstmdbcc r0!, {s19-s152} │ │ │ │ │ mrseq r7, (UNDEF: 28) │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ stmdbcs r2!, {r0, r2, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq sl, r6, r0, ror #19 │ │ │ │ │ + ldrhteq sl, [r6], r0 │ │ │ │ │ smlatbeq sp, r8, fp, r1 │ │ │ │ │ smlabbeq ip, r8, pc, r6 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq ip, r0, ror pc │ │ │ │ │ smlabbeq ip, r8, fp, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [ip, -r8] │ │ │ │ │ @@ -2339598,15 +2339370,15 @@ │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r8, asr #32 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ qaddeq r7, r8, ip │ │ │ │ │ - sbceq pc, r2, r0, asr #23 │ │ │ │ │ + smulleq pc, r2, r8, fp @ │ │ │ │ │ strheq r7, [ip, -r0] │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ │ smlalbbeq r5, r0, r0, r0 │ │ │ │ │ smlabbeq ip, r0, r0, r7 │ │ │ │ │ qdaddeq r5, r8, r0 │ │ │ │ │ swpeq r7, r8, [ip] │ │ │ │ │ @@ -2340324,19 +2340096,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, asr r0 @ │ │ │ │ │ smlabteq ip, r0, fp, r7 │ │ │ │ │ smlatbeq ip, r8, fp, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq pc, r0, r8, r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r7, [ip, -r8] │ │ │ │ │ - adceq r8, lr, r8, asr #24 │ │ │ │ │ - adcseq sl, r3, r0, lsr #2 │ │ │ │ │ + ldrdeq r7, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, fp, r7 │ │ │ │ │ + adceq r8, lr, r8, asr #24 │ │ │ │ │ + adcseq sl, r3, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, fp, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2340942,15 +2340714,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, ror sp │ │ │ │ │ tsteq r2, sp, asr #18 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ smlatbeq r2, sp, sl, r4 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r0, asr sp │ │ │ │ │ tsteq r2, r1, lsl r9 │ │ │ │ │ @@ -2341014,27 +2340786,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, ror #8 │ │ │ │ │ tsteq r2, r9 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, ror #9 │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ @ instruction: 0x0102939d │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r0, r0, r0, r9 @ │ │ │ │ │ tsteq r2, sp, ror #22 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, ror r8 │ │ │ │ │ + sbceq r3, r2, r0, asr r8 │ │ │ │ │ smlatbeq r2, r5, r8, fp │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2341128,15 +2340900,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r0, lsl r7 │ │ │ │ │ @ instruction: 0x0102c495 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, lsl #20 │ │ │ │ │ + adcseq r9, sl, r0, ror #19 │ │ │ │ │ smlabteq r2, r5, r0, r9 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq r9, [fp], r0 │ │ │ │ │ tsteq r2, sp, lsr #32 │ │ │ │ │ @@ -2341266,15 +2341038,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq ip, [pc], r0 │ │ │ │ │ @ instruction: 0x01028cb5 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, ror #28 │ │ │ │ │ + adcseq ip, pc, r0, asr #28 │ │ │ │ │ ldrdeq r7, [r2, -sp] │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2341302,15 +2341074,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r5, [r2], #240 @ 0xf0 │ │ │ │ │ smlatbeq r2, r5, r5, r8 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r1, r2, r8, r1 │ │ │ │ │ + sbceq r1, r2, r0, asr #3 │ │ │ │ │ tsteq r2, r5, lsl #10 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, lsl #5 │ │ │ │ │ tsteq r2, r9, asr #28 │ │ │ │ │ @@ -2341320,27 +2341092,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, lsr #12 │ │ │ │ │ strdeq fp, [r2, -r1] │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, asr #23 │ │ │ │ │ + adcseq ip, pc, r8, ror #23 │ │ │ │ │ tsteq r2, sp, asr r4 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r0, ror fp │ │ │ │ │ strdeq fp, [r2, -sp] │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r0, lsr r5 │ │ │ │ │ + sbceq r8, r2, r8, lsl #10 │ │ │ │ │ smlabteq r2, sp, r3, r8 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, ror #3 │ │ │ │ │ @ instruction: 0x01024db9 │ │ │ │ │ @@ -2341404,15 +2341176,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r8, r2, r8, fp │ │ │ │ │ tsteq r2, r9, lsr r7 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsl ip │ │ │ │ │ + sbceq sp, r2, r8, ror #23 │ │ │ │ │ tsteq r2, sp, asr #12 │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, pc, r8, ror #28 │ │ │ │ │ tsteq r2, sp, lsr #14 │ │ │ │ │ @@ -2341422,21 +2341194,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r3, r2, r0, r9 │ │ │ │ │ tsteq r2, r9, lsr fp │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r8, lsr r2 │ │ │ │ │ + sbceq fp, r2, r0, ror #4 │ │ │ │ │ ldrdeq r7, [r2, -sp] │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, ror #3 │ │ │ │ │ + adcseq lr, pc, r0, asr #3 │ │ │ │ │ strdeq ip, [r2, -r1] │ │ │ │ │ smlatteq ip, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, asr #7 │ │ │ │ │ ldrdeq fp, [r2, -sp] │ │ │ │ │ @@ -2341596,15 +2341368,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sl, [r7], #56 @ 0x38 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ ... │ │ │ │ │ - adcseq r0, r9, r0, lsl #23 │ │ │ │ │ + adcseq r8, r9, r0, lsl #23 │ │ │ │ │ mrseq sl, (UNDEF: 12) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ @@ -2341837,15 +2341609,15 @@ │ │ │ │ │ @ instruction: 0x010c93b0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010c9398 │ │ │ │ │ sbceq pc, r2, r0, ror #4 │ │ │ │ │ smlabteq ip, r0, r3, r9 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ smlabteq ip, r8, r3, r9 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ ldrdeq r9, [ip, -r0] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrdeq r9, [ip, -r8] │ │ │ │ │ strdeq r7, [r1], #168 @ 0xa8 │ │ │ │ │ strdeq r9, [ip, -r0] │ │ │ │ │ rscseq r7, r9, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2341913,49 +2341685,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r4, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r4, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #10 │ │ │ │ │ + tsteq ip, r0, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - tsteq ip, r8, lsr #10 │ │ │ │ │ - ldrheq r2, [pc, #-120] @ 10c9494 <__bss_end__@@Base+0x9cbde4> │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl r5 │ │ │ │ │ + tsteq ip, r8, lsl #10 │ │ │ │ │ + ldrsbeq r2, [pc, #-112] @ 10c949c <__bss_end__@@Base+0x9cbdec> │ │ │ │ │ + tsteq ip, r0, asr r5 │ │ │ │ │ + andle r7, r6, ip, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr r5 │ │ │ │ │ - tsteq ip, r0, asr r5 │ │ │ │ │ - andle r7, r6, ip, lsr r8 │ │ │ │ │ + tsteq ip, r8, lsr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, asr r8 │ │ │ │ │ tsteq ip, r8, asr #10 │ │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - tsteq ip, r8, ror r5 │ │ │ │ │ + tsteq ip, r8, asr r5 │ │ │ │ │ andle r0, r0, sp, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r5, r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r2, [pc, #-112] @ 10c9514 <__bss_end__@@Base+0x9cbe64> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9598 │ │ │ │ │ @ instruction: 0x010c9590 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2341981,43 +2341753,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #12 │ │ │ │ │ + tsteq ip, r8, lsr #12 │ │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r8, ror #17 │ │ │ │ │ smlatbeq ip, r8, r5, r9 │ │ │ │ │ - tsteq ip, r0, asr #12 │ │ │ │ │ - cmneq pc, r0, lsl #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #12 │ │ │ │ │ + tsteq ip, r0, lsr #12 │ │ │ │ │ + cmneq pc, r8, lsl r8 @ │ │ │ │ │ + tsteq ip, r8, asr r6 │ │ │ │ │ + @ instruction: 0xd0066db9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror r6 │ │ │ │ │ - tsteq ip, r8, asr r6 │ │ │ │ │ - @ instruction: 0xd0066db9 │ │ │ │ │ + tsteq ip, r0, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror r6 │ │ │ │ │ adcseq r9, r0, r0, asr r5 │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ - strdeq r9, [ip, -r0] │ │ │ │ │ + tsteq ip, r0, ror r6 │ │ │ │ │ @ instruction: 0xd00002ba │ │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r6, r9 │ │ │ │ │ @ instruction: 0x010c9698 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x010c9690 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2342039,17 +2341811,17 @@ │ │ │ │ │ ldrdeq r9, [ip, -r8] │ │ │ │ │ smlabteq ip, r0, r6, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r9, [ip, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2342057,75 +2341829,75 @@ │ │ │ │ │ tsteq ip, r0, lsr #14 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr #14 │ │ │ │ │ - tsteq ip, r8, ror #14 │ │ │ │ │ - cmneq pc, r8, asr #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ │ + tsteq ip, r0, asr #14 │ │ │ │ │ + cmneq pc, r0, ror #16 │ │ │ │ │ + tsteq ip, r0, ror r7 │ │ │ │ │ + strdle r8, [r4], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, r7, r9 │ │ │ │ │ + tsteq ip, r8, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - tsteq ip, r0, ror r7 │ │ │ │ │ - strdle r8, [r4], -r1 │ │ │ │ │ - smlatbeq ip, r0, r7, r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, r7, r9 │ │ │ │ │ + smlabbeq ip, r0, r7, r9 │ │ │ │ │ strdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r8, r7, r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq ip, r0, r7, r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r7, r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c97b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r7, r9 │ │ │ │ │ adcseq r2, r5, r8, lsr #22 │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, r7, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r8, r7, r9 │ │ │ │ │ - tsteq ip, r0, lsr #16 │ │ │ │ │ - @ instruction: 0x017f2890 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ + smlatteq ip, r8, r7, r9 │ │ │ │ │ + cmneq pc, r8, lsr #17 │ │ │ │ │ + ldrdeq r9, [ip, -r8] │ │ │ │ │ + andle ip, r0, r4, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r8 │ │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r0, r8, r9 │ │ │ │ │ - ldrdeq r9, [ip, -r8] │ │ │ │ │ - andle ip, r0, r4, lsr r5 │ │ │ │ │ + tsteq ip, r0, lsr #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr r9 │ │ │ │ │ tsteq ip, r0, lsr r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r6, r8, ror #22 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2342162,18 +2341934,18 @@ │ │ │ │ │ smlatbeq ip, r8, r8, r9 │ │ │ │ │ smlabteq ip, r8, r8, r9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrdeq r9, [ip, -r0] │ │ │ │ │ sbceq r5, r0, r8, lsr r2 │ │ │ │ │ @ instruction: 0x010c98b8 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ - tsteq ip, r0, asr r9 │ │ │ │ │ + smlatteq ip, r0, r8, r9 │ │ │ │ │ mulle r0, r6, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, asr #17 │ │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r8, asr ip │ │ │ │ │ smlabteq ip, r0, r8, r9 │ │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ │ @@ -2342191,18 +2341963,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, lsr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr sl │ │ │ │ │ tsteq ip, r0, ror r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r1, r2, r8, asr fp │ │ │ │ │ tsteq sp, r0, lsr r8 │ │ │ │ │ @@ -2342299,111 +2342071,111 @@ │ │ │ │ │ @ instruction: 0x010c9ab8 │ │ │ │ │ sbceq r0, r3, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #22 │ │ │ │ │ - tsteq ip, r0, asr #22 │ │ │ │ │ - ldrsbeq r2, [pc, #-136] @ 10c9a84 <__bss_end__@@Base+0x9cc3d4> │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl fp │ │ │ │ │ + tsteq ip, r8, lsl #22 │ │ │ │ │ + ldrsheq r2, [pc, #-128] @ 10c9a8c <__bss_end__@@Base+0x9cc3dc> │ │ │ │ │ + tsteq ip, r8, asr #22 │ │ │ │ │ + andle fp, r0, r6, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, lsl #5 │ │ │ │ │ tsteq ip, r0, lsr fp │ │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr fp │ │ │ │ │ - tsteq ip, r8, asr #22 │ │ │ │ │ - andle fp, r0, r6, lsl #8 │ │ │ │ │ - smlabbeq ip, r8, fp, r9 │ │ │ │ │ - andle r0, r0, r7, lsr r2 │ │ │ │ │ + tsteq ip, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr fp │ │ │ │ │ + tsteq ip, r0, asr fp │ │ │ │ │ + andle r0, r0, r7, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ │ tsteq ip, r8, ror #22 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ │ strdeq r9, [r1], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, fp, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, fp, r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9b90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq r2, [pc, #-128] @ 10c9b14 <__bss_end__@@Base+0x9cc464> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, fp, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9bb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, fp, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r9, [ip, -r0] │ │ │ │ │ - tsteq ip, r0, lsl ip │ │ │ │ │ - cmneq pc, r0, lsr #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [ip, -r8] │ │ │ │ │ + ldrdeq r9, [ip, -r0] │ │ │ │ │ + cmneq pc, r8, lsr r9 @ │ │ │ │ │ + tsteq ip, r0, asr #24 │ │ │ │ │ + andle fp, r0, sl, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, fp, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, fp, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr #24 │ │ │ │ │ + tsteq ip, r0, lsl ip │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ - tsteq ip, r0, asr #24 │ │ │ │ │ - andle fp, r0, sl, ror r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror #24 │ │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, lsr #24 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, asr #13 │ │ │ │ │ tsteq ip, r8, lsr ip │ │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01135df0 │ │ │ │ │ - tsteq ip, r8, ror ip │ │ │ │ │ + tsteq ip, r8, asr #24 │ │ │ │ │ andle r0, r0, fp, lsr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror #24 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, asr r9 @ │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r4, r0, lsr #20 │ │ │ │ │ tsteq ip, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, ip, r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, ip, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2342417,21 +2342189,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r8, ip, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r0, ip, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r9, [ip, -r0] │ │ │ │ │ smlatteq ip, r8, ip, r9 │ │ │ │ │ - tsteq ip, r0, ror sp │ │ │ │ │ - cmneq pc, r8, ror #18 │ │ │ │ │ + cmneq pc, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r4, [r4], #72 @ 0x48 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r9, [ip, -r0] │ │ │ │ │ + tsteq ip, r8, ror sp │ │ │ │ │ + andle r1, r9, pc, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsr #26 │ │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ │ @@ -2342449,27 +2342221,27 @@ │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, sp, r9 │ │ │ │ │ + tsteq ip, r0, ror sp │ │ │ │ │ adceq r9, sp, r8, asr #2 │ │ │ │ │ smlatbeq pc, r8, sl, r2 @ │ │ │ │ │ tsteq ip, r8, ror #26 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ - tsteq ip, r8, ror sp │ │ │ │ │ - andle r1, r9, pc, asr #23 │ │ │ │ │ - ldrdeq r9, [ip, -r0] │ │ │ │ │ - andle r0, r0, sl, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9d98 │ │ │ │ │ + smlabbeq ip, r0, sp, r9 │ │ │ │ │ + andle r0, r0, sl, lsr #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x017f2998 │ │ │ │ │ @ instruction: 0x010c9d90 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r1, r0, lsr #27 │ │ │ │ │ tsteq ip, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9db0 │ │ │ │ │ smlatbeq ip, r8, sp, r9 │ │ │ │ │ @@ -2342479,17 +2342251,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, sp, r9 │ │ │ │ │ smlabteq ip, r0, sp, r9 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r9, [ip, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010c9eb8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, lsl #19 │ │ │ │ │ smlatteq ip, r0, sp, r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sp, r4, r8, asr #24 │ │ │ │ │ rscseq r9, fp, r8, lsr #26 │ │ │ │ │ strdeq r9, [ip, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r9, [ip, -r8] │ │ │ │ │ @@ -2342575,60 +2342347,60 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #30 │ │ │ │ │ tsteq ip, r0, asr #30 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq pc, ip, r8, asr #11 │ │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr pc │ │ │ │ │ - smlabbeq ip, r0, pc, r9 @ │ │ │ │ │ - ldrheq r2, [pc, #-144] @ 10c9ecc <__bss_end__@@Base+0x9cc81c> │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #30 │ │ │ │ │ + tsteq ip, r8, asr pc │ │ │ │ │ + cmneq pc, r8, asr #19 │ │ │ │ │ + smlabbeq ip, r8, pc, r9 @ │ │ │ │ │ + andle sp, lr, r5, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r0, pc, r9 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #32 │ │ │ │ │ smlatbeq ip, r0, pc, r9 @ │ │ │ │ │ - smlabbeq ip, r8, pc, r9 @ │ │ │ │ │ - andle sp, lr, r5, ror #4 │ │ │ │ │ - tsteq ip, r8, asr #32 │ │ │ │ │ andle r0, r0, r8, ror r0 │ │ │ │ │ @ instruction: 0x010c9f98 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r7, [r1], #240 @ 0xf0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #32 │ │ │ │ │ + sbceq r7, r1, r8, lsr #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, ror #19 │ │ │ │ │ @ instruction: 0x010c9fb0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ - smulleq sp, r0, r0, lr │ │ │ │ │ + sbceq sp, r0, r8, ror #28 │ │ │ │ │ ldrdeq r9, [ip, -r0] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlabteq ip, r8, pc, r9 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, asr #17 │ │ │ │ │ ldrdeq r9, [ip, -r8] │ │ │ │ │ smlabteq ip, r0, pc, r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ smlatteq ip, r0, pc, r9 @ │ │ │ │ │ - adcseq r8, r0, r0, ror #16 │ │ │ │ │ + adcseq r8, r0, r0, ror r8 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ - sbcseq r0, r3, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r2, r0, lsl #23 │ │ │ │ │ mrseq fp, (UNDEF: 12) │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ @@ -2342637,17 +2342409,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ │ tsteq ip, r8, lsr r0 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ @ instruction: 0x010c9f90 │ │ │ │ │ smlatteq ip, r8, pc, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ qaddeq sl, r0, ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r0, sl │ │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, rrx │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2342669,23 +2342441,23 @@ │ │ │ │ │ strheq sl, [ip, -r0] │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ strheq sl, [ip, -r8] │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq ip, r8, r0, sl │ │ │ │ │ smlatteq ip, r0, r0, sl │ │ │ │ │ - smlabbeq ip, r0, r1, sl │ │ │ │ │ - ldrsheq r2, [pc, #-152] @ 10ca03c <__bss_end__@@Base+0x9cc98c> │ │ │ │ │ + cmneq pc, r0, lsl sl @ │ │ │ │ │ ldrdeq sl, [ip, -r8] │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ smlatbeq ip, r8, r0, sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r8, r0, sl │ │ │ │ │ + smlabbeq ip, r8, r1, sl │ │ │ │ │ + mulle r2, r2, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ strdeq sl, [ip, -r8] │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ mrseq sl, (UNDEF: 28) │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq ip, r8, lsl r1 │ │ │ │ │ @@ -2342711,25 +2342483,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ │ tsteq ip, r0, ror #2 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ca190 │ │ │ │ │ + smlabbeq ip, r0, r1, sl │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r0, sp, r8, lsr #6 │ │ │ │ │ tsteq ip, r0, lsr r1 │ │ │ │ │ - smlabbeq ip, r8, r1, sl │ │ │ │ │ - mulle r2, r2, pc @ │ │ │ │ │ - ldrdeq sl, [ip, -r8] │ │ │ │ │ - andle r0, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r1, sl │ │ │ │ │ + @ instruction: 0x010ca190 │ │ │ │ │ + andle r0, r0, r8, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, lsr #20 │ │ │ │ │ smlatbeq ip, r0, r1, sl │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, asr #12 │ │ │ │ │ @ instruction: 0x010ca1b8 │ │ │ │ │ @@ -2342737,17 +2342509,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, r1, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq sl, [ip, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r1, sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r7, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @ instruction: 0x010ca7b8 │ │ │ │ │ smlatteq ip, r8, r1, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2343133,28 +2342905,28 @@ │ │ │ │ │ adcseq sp, ip, r0, lsr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl r8 │ │ │ │ │ - tsteq ip, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, asr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r8 │ │ │ │ │ + tsteq ip, r0, lsl r8 │ │ │ │ │ + cmneq pc, r8, asr sl @ │ │ │ │ │ + tsteq ip, r8, lsr r8 │ │ │ │ │ + andle r9, r6, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ca8b8 │ │ │ │ │ @ instruction: 0x010ca8b0 │ │ │ │ │ - tsteq ip, r8, lsr r8 │ │ │ │ │ - andle r9, r6, r0, asr r0 │ │ │ │ │ - @ instruction: 0x010ca9b0 │ │ │ │ │ mulle r0, r4, r1 │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ adcseq sp, ip, r0, lsr #9 │ │ │ │ │ sbceq r8, r1, r8, lsr #6 │ │ │ │ │ tsteq ip, r0, ror #16 │ │ │ │ │ tsteq r5, r0, asr #13 │ │ │ │ │ @@ -2343176,26 +2342948,26 @@ │ │ │ │ │ tsteq r7, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8 │ │ │ │ │ smlatbeq ip, r8, r8, sl │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x010ca790 │ │ │ │ │ sbceq pc, r0, r0, ror r1 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ca8b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r8, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [ip, -r8] │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r1, r0, lsl #28 │ │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ca9b8 │ │ │ │ │ + @ instruction: 0x010ca9b0 │ │ │ │ │ smlatteq ip, r8, r8, sl │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r2, ip, r0, ror ip │ │ │ │ │ ldrdeq fp, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c9fb8 │ │ │ │ │ tsteq ip, r0, asr r9 │ │ │ │ │ @@ -2343240,16 +2343012,16 @@ │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ smlatbeq ip, r0, r9, sl │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatbeq ip, r8, r9, sl │ │ │ │ │ sbceq r5, r0, r8, lsr #26 │ │ │ │ │ @ instruction: 0x010ca990 │ │ │ │ │ tsteq ip, r8, lsl r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, asr sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ca9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r9, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl sl │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq lr, r0, r0, asr #17 │ │ │ │ │ @@ -2343289,48 +2343061,48 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r2, r8, ror #18 │ │ │ │ │ tsteq ip, r8, ror #20 │ │ │ │ │ tsteq ip, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r5, r0, r8, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, sl, sl │ │ │ │ │ - @ instruction: 0x010caab0 │ │ │ │ │ - cmneq pc, r8, lsl #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010caa98 │ │ │ │ │ + smlabbeq ip, r0, sl, sl │ │ │ │ │ + cmneq pc, r0, lsr #21 │ │ │ │ │ + @ instruction: 0x010caab8 │ │ │ │ │ + andle r1, r1, r8, asr #6 │ │ │ │ │ @ instruction: 0x010caa90 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, sl, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, sl, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, sl, sl │ │ │ │ │ - @ instruction: 0x010caab8 │ │ │ │ │ - andle r1, r1, r8, asr #6 │ │ │ │ │ - smlatbeq ip, r0, fp, sl │ │ │ │ │ - andle r0, r0, r7, asr r2 │ │ │ │ │ + @ instruction: 0x010caab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, sl, sl │ │ │ │ │ + smlabteq ip, r0, sl, sl │ │ │ │ │ + andle r0, r0, r7, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrheq r2, [pc, #-168] @ 10caa24 <__bss_end__@@Base+0x9cd374> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cab90 │ │ │ │ │ smlatteq ip, r0, sl, sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsr #24 │ │ │ │ │ smlatbeq pc, r0, sl, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ - adceq r6, sp, r8, lsr #8 │ │ │ │ │ + strdeq r6, [sp], r0 @ │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @@ -2343352,28 +2343124,28 @@ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ smlabbeq ip, r0, fp, sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r3, lr, r0, ror #12 │ │ │ │ │ + adceq r3, lr, r0, lsr r6 │ │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ │ adcseq r2, r1, r8, lsl r1 │ │ │ │ │ tsteq ip, r0, lsl fp │ │ │ │ │ adcseq r2, r5, r0, asr r3 │ │ │ │ │ tsteq ip, r0, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cabb8 │ │ │ │ │ + smlatbeq ip, r0, fp, sl │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, lsr #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cabb8 │ │ │ │ │ @ instruction: 0x010cabb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f4ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, fp, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2343395,46 +2343167,46 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr ip │ │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ │ - tsteq ip, r0, asr ip │ │ │ │ │ - ldrsbeq r2, [pc, #-160] @ 10cab8c <__bss_end__@@Base+0x9cd4dc> │ │ │ │ │ + cmneq pc, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr ip │ │ │ │ │ + tsteq ip, r0, ror ip │ │ │ │ │ + andle r9, r6, r9, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, ip, sl │ │ │ │ │ - tsteq ip, r0, ror ip │ │ │ │ │ - andle r9, r6, r9, lsl #4 │ │ │ │ │ + tsteq ip, r0, asr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, ip, sl │ │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ - smlabbeq ip, r8, sp, sl │ │ │ │ │ + smlabbeq ip, r0, ip, sl │ │ │ │ │ andle r0, r0, r7, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r8, ip, sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror sp │ │ │ │ │ @ instruction: 0x010cac98 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r2, r8, asr #24 │ │ │ │ │ + adcseq r3, r2, r8, lsr #24 │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ @ instruction: 0x010cacb0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq r2, r6, r0, sl │ │ │ │ │ tsteq r4, r0, lsr #6 @ │ │ │ │ │ @@ -2343485,17 +2343257,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq ip, r8, asr #26 │ │ │ │ │ ldrdeq sl, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, sp, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, sp, sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [ip, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, ror #21 │ │ │ │ │ @ instruction: 0x010cad98 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, lsr r8 │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ smlatbeq ip, r8, sp, sl │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x010cad90 │ │ │ │ │ @@ -2343525,41 +2343297,41 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl lr │ │ │ │ │ adcseq r6, r7, r0, asr #6 │ │ │ │ │ tsteq ip, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr #28 │ │ │ │ │ + tsteq ip, r0, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - tsteq ip, r8, ror #28 │ │ │ │ │ - cmneq pc, r8, lsl fp @ │ │ │ │ │ + tsteq ip, r0, asr #28 │ │ │ │ │ + cmneq pc, r0, lsr fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr lr │ │ │ │ │ + smlabbeq ip, r0, lr, sl │ │ │ │ │ + andle r9, r6, r5, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r0, r3, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r8, lr, sl │ │ │ │ │ - smlabbeq ip, r0, lr, sl │ │ │ │ │ - andle r9, r6, r5, lsl #17 │ │ │ │ │ + tsteq ip, r8, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cae90 │ │ │ │ │ tsteq ip, r8, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ - tsteq ip, r8, lsl #30 │ │ │ │ │ + smlabbeq ip, r8, lr, sl │ │ │ │ │ andle r0, r0, r1, lsl r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cae90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, lr, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [r9], #120 @ 0x78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, lr, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2343575,23 +2343347,23 @@ │ │ │ │ │ @ instruction: 0x010fe5b8 │ │ │ │ │ @ instruction: 0x0117c7d8 │ │ │ │ │ smlatteq ip, r0, lr, sl │ │ │ │ │ @ instruction: 0x0117c7d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #30 │ │ │ │ │ + tsteq ip, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r4, [r4], #160 @ 0xa0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, lsr fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #30 │ │ │ │ │ tsteq ip, r8, lsl pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r1, r8, asr #28 │ │ │ │ │ @ instruction: 0x010caeb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2343601,51 +2343373,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r8, r3, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror #30 │ │ │ │ │ - @ instruction: 0x010caf90 │ │ │ │ │ - cmneq pc, r0, ror #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ + tsteq ip, r0, ror #30 │ │ │ │ │ + cmneq pc, r8, ror fp @ │ │ │ │ │ + smlatbeq ip, r8, pc, sl @ │ │ │ │ │ + andle r1, ip, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r4, [r4], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, pc, sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cafb8 │ │ │ │ │ + @ instruction: 0x010caf90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - smlatbeq ip, r8, pc, sl @ │ │ │ │ │ - andle r1, ip, r0, asr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq ip, r0, pc, sl @ │ │ │ │ │ smlabbeq ip, r0, r0, r6 │ │ │ │ │ strdeq fp, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ │ - smlatteq ip, r0, pc, sl @ │ │ │ │ │ + @ instruction: 0x010cafb8 │ │ │ │ │ strhle r0, [r0], -r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, pc, sl @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x017f2b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, pc, sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq sl, [ip, -r0] │ │ │ │ │ + smlatteq ip, r0, pc, sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, ror fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq sl, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ sbceq r8, r5, r0, lsl #23 │ │ │ │ │ @@ -2343655,71 +2343427,71 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - qaddeq fp, r0, ip │ │ │ │ │ + qaddeq fp, r8, ip │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - swpeq fp, r0, [ip] │ │ │ │ │ - cmneq pc, r8, lsr #23 │ │ │ │ │ + qaddeq fp, r0, ip │ │ │ │ │ + cmneq pc, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - qaddeq fp, r8, ip │ │ │ │ │ + smlatbeq ip, r0, r0, fp │ │ │ │ │ + andle r1, r2, ip, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, r0, fp │ │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r8, r6, r0, lsl fp │ │ │ │ │ rscseq r9, fp, r8, lsl lr │ │ │ │ │ smlabbeq ip, r0, r0, fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq ip, r8, rrx │ │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq ip, r8, r0, fp │ │ │ │ │ - smlatbeq ip, r0, r0, fp │ │ │ │ │ - andle r1, r2, ip, ror #3 │ │ │ │ │ + swpeq fp, r0, [ip] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strheq fp, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - tsteq ip, r8, lsl #2 │ │ │ │ │ + smlatbeq ip, r8, r0, fp │ │ │ │ │ andle r0, r0, r2, asr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strheq fp, [ip, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbeq r2, [pc, #-184] @ 10caffc <__bss_end__@@Base+0x9cd94c> │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r8, lsl #30 │ │ │ │ │ + sbceq r5, r0, r0, lsr pc │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ smlabteq ip, r0, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr r1 │ │ │ │ │ + tsteq ip, r8, lsl #2 │ │ │ │ │ mrseq fp, (UNDEF: 28) │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r0, ip, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, asr #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr r1 │ │ │ │ │ tsteq ip, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2343733,27 +2343505,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror r1 │ │ │ │ │ - @ instruction: 0x010cb190 │ │ │ │ │ - ldrsheq r2, [pc, #-176] @ 10cb0c4 <__bss_end__@@Base+0x9cda14> │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ + tsteq ip, r0, ror r1 │ │ │ │ │ + cmneq pc, r8, lsl #24 │ │ │ │ │ + ldrdeq fp, [ip, -r8] │ │ │ │ │ + andle r1, r2, r3, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r1, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, r1, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r0, r1, fp │ │ │ │ │ - ldrdeq fp, [ip, -r8] │ │ │ │ │ - andle r1, r2, r3, lsl #2 │ │ │ │ │ + @ instruction: 0x010cb190 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq fp, [ip, -r8] │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq ip, r8, r1, fp │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x010cb1b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010cb1b8 │ │ │ │ │ @@ -2343762,36 +2343534,36 @@ │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ smlabteq ip, r8, r1, fp │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ - tsteq ip, r8, lsr #4 │ │ │ │ │ + smlatteq ip, r0, r1, fp │ │ │ │ │ andle r0, r0, r7, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [ip, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, lsr #24 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r2, r8, lsr #30 │ │ │ │ │ smlatbeq ip, r0, r1, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq fp, R12_fiq │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror r2 │ │ │ │ │ + tsteq ip, r8, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq ip, r0, lsr #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, lsl #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror r2 │ │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r0, asr #4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r1, r8, asr #27 │ │ │ │ │ tsteq ip, r0, asr r2 │ │ │ │ │ @@ -2343819,15 +2343591,15 @@ │ │ │ │ │ smlatbeq ip, r8, r2, fp │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cb2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #6 │ │ │ │ │ + tsteq ip, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ smlabteq ip, r0, r2, fp │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2343842,28 +2343614,28 @@ │ │ │ │ │ smlatteq ip, r0, r2, fp │ │ │ │ │ tsteq ip, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r8, lsr #27 │ │ │ │ │ strdeq r5, [r0, #-128] @ 0xffffff80 │ │ │ │ │ tsteq r9, r8, ror #15 @ │ │ │ │ │ smlatbeq pc, r8, fp, r4 @ │ │ │ │ │ - @ instruction: 0x010cb3b8 │ │ │ │ │ - cmneq pc, r8, lsr ip @ │ │ │ │ │ + tsteq ip, r8, lsr #6 │ │ │ │ │ + cmneq pc, r0, asr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr r3 │ │ │ │ │ + smlabteq ip, r0, r3, fp │ │ │ │ │ + andle lr, r6, r2, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r8, r3, fp │ │ │ │ │ + @ instruction: 0x010cb3b8 │ │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ tsteq ip, r0, ror r3 │ │ │ │ │ @@ -2343882,28 +2343654,28 @@ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ smlatbeq ip, r8, r3, fp │ │ │ │ │ @ instruction: 0x010dbc98 │ │ │ │ │ @ instruction: 0x010cb3b0 │ │ │ │ │ @ instruction: 0x010dbcb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq sp, r8, ip, fp │ │ │ │ │ - smlabteq ip, r0, r3, fp │ │ │ │ │ - andle lr, r6, r2, rrx │ │ │ │ │ - smlatteq ip, r8, r3, fp │ │ │ │ │ - andle r0, r0, r7, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ + smlabteq ip, r8, r3, fp │ │ │ │ │ + andle r0, r0, r7, lsl #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r3, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq ip, r8, r3, fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, asr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr r4 │ │ │ │ │ adceq lr, sp, r0, ror fp │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ tsteq ip, r8, lsl #8 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ │ @@ -2343929,19 +2343701,19 @@ │ │ │ │ │ adcseq r9, r1, r8, asr r3 │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, r4, fp │ │ │ │ │ - ldrdeq fp, [ip, -r8] │ │ │ │ │ - cmneq pc, r0, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, r4, fp │ │ │ │ │ + smlabbeq ip, r0, r4, fp │ │ │ │ │ + @ instruction: 0x017f2c98 │ │ │ │ │ + strdeq fp, [ip, -r8] │ │ │ │ │ + andle r2, r9, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cb490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ smlabteq ip, r8, r4, fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2343953,27 +2343725,27 @@ │ │ │ │ │ smlabteq ip, r0, r4, fp │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ adcseq r4, r7, r0, lsr #11 │ │ │ │ │ smlabteq pc, r0, fp, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl #10 │ │ │ │ │ + ldrdeq fp, [ip, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ - andle r2, r9, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r8, lsl r5 @ │ │ │ │ │ ldrdeq r4, [pc, -r8] │ │ │ │ │ - @ instruction: 0x010cb6b8 │ │ │ │ │ + tsteq ip, r0, lsl #10 │ │ │ │ │ andle r0, r0, sl, lsr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [ip, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrheq r2, [pc, #-192] @ 10cb44c <__bss_end__@@Base+0x9cdd9c> │ │ │ │ │ tsteq ip, r0, lsl r5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq pc, r4, r8, ror r2 @ │ │ │ │ │ tsteq r4, r0, lsr #15 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2344015,15 +2343787,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, asr #7 │ │ │ │ │ smlabteq ip, r0, r5, fp │ │ │ │ │ smlatbeq ip, r8, r5, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl r4 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ - sbceq r5, r0, r8, lsl #30 │ │ │ │ │ + sbceq r5, r0, r0, lsr pc │ │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ smlatteq ip, r0, r5, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq ip, r8, r5, fp │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2344033,18 +2343805,18 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl r7 │ │ │ │ │ + @ instruction: 0x010cb6b8 │ │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq lr, r0, r0, ror #21 │ │ │ │ │ + adcseq lr, r0, r8, lsl #22 │ │ │ │ │ @ instruction: 0x010cb598 │ │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ │ tsteq ip, r0, asr r6 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ tsteq ip, r0, asr #12 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @@ -2344074,16 +2343846,16 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ @ instruction: 0x010cb6b0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010cb690 │ │ │ │ │ sbceq sp, r1, r8, asr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x017f2c98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsl r7 │ │ │ │ │ smlabteq ip, r8, r6, fp │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ │ strdeq r7, [r1], #8 │ │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq ip, r0, lsl #30 │ │ │ │ │ @@ -2344169,31 +2343941,31 @@ │ │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ │ sbceq r2, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror r8 │ │ │ │ │ + smlatbeq ip, r0, r8, fp │ │ │ │ │ tsteq ip, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ │ tsteq ip, r8, asr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [pc, -r0] │ │ │ │ │ - strdeq fp, [ip, -r0] │ │ │ │ │ - cmneq pc, r8, asr #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq ip, r0, r8, fp │ │ │ │ │ + tsteq ip, r0, ror r8 │ │ │ │ │ + cmneq pc, r0, ror #25 │ │ │ │ │ + tsteq ip, r0, asr #18 │ │ │ │ │ + andle sp, lr, r6, ror #5 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ smlatteq pc, r8, fp, r2 │ │ │ │ │ smlabbeq ip, r8, r8, fp │ │ │ │ │ smlatteq pc, r8, fp, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ @ instruction: 0x010cb898 │ │ │ │ │ @@ -2344207,25 +2343979,25 @@ │ │ │ │ │ ldrdeq sp, [ip], r8 @ │ │ │ │ │ smlabbeq ip, r0, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr #18 │ │ │ │ │ + strdeq fp, [ip, -r0] │ │ │ │ │ smlatteq ip, r0, r8, fp │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ smlatteq ip, r8, r8, fp │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ - tsteq ip, r0, asr #18 │ │ │ │ │ - andle sp, lr, r6, ror #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq ip, r0, lsl r9 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq ip, r8, lsr r9 │ │ │ │ │ @@ -2344236,32 +2344008,32 @@ │ │ │ │ │ tsteq ip, r8, lsl r9 │ │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ │ - smlabbeq ip, r0, r9, fp │ │ │ │ │ + tsteq ip, r8, asr #18 │ │ │ │ │ andle r0, r0, r1, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsheq r2, [pc, #-200] @ 10cb88c <__bss_end__@@Base+0x9ce1dc> │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cb990 │ │ │ │ │ + smlabbeq ip, r0, r9, fp │ │ │ │ │ tsteq ip, r8, ror r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r5, r0, asr #7 │ │ │ │ │ tsteq ip, r0, asr r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, ror #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cb990 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cb998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cb9b0 │ │ │ │ │ smlatbeq ip, r8, r9, fp │ │ │ │ │ @@ -2344275,37 +2344047,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r8, r9, fp │ │ │ │ │ - tsteq ip, r0, lsl sl │ │ │ │ │ - cmneq pc, r0, lsl sp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ + smlatteq ip, r8, r9, fp │ │ │ │ │ + cmneq pc, r8, lsr #26 │ │ │ │ │ + tsteq ip, r8, lsl sl │ │ │ │ │ + andle sp, lr, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #20 │ │ │ │ │ - tsteq ip, r8, lsl sl │ │ │ │ │ - andle sp, lr, r0, ror r3 │ │ │ │ │ - smlatbeq ip, r8, sl, fp │ │ │ │ │ - andle r0, r0, r2, lsl #1 │ │ │ │ │ + tsteq ip, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror sl │ │ │ │ │ + tsteq ip, r0, lsr #20 │ │ │ │ │ + andle r0, r0, r2, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, asr #26 │ │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ + strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ tsteq ip, r0, asr #20 │ │ │ │ │ tsteq ip, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ │ @@ -2344325,17 +2344097,17 @@ │ │ │ │ │ adceq r9, sp, r0, lsr r9 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq ip, r8, sl, fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbab0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, sl, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, sl, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2344347,19 +2344119,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #22 │ │ │ │ │ - tsteq ip, r0, ror ip │ │ │ │ │ - cmneq pc, r8, asr sp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl fp │ │ │ │ │ + tsteq ip, r8, lsl #22 │ │ │ │ │ + cmneq pc, r0, ror sp @ │ │ │ │ │ + tsteq ip, r8, ror ip │ │ │ │ │ + andle r1, ip, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ tsteq ip, r0, asr #22 │ │ │ │ │ @@ -2344379,15 +2344151,15 @@ │ │ │ │ │ smlatteq ip, r8, sl, sl │ │ │ │ │ tsteq sl, r0, asr sp │ │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ smlabbeq ip, r0, fp, fp │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ smlatbeq ip, r0, fp, fp │ │ │ │ │ smlabbeq ip, r8, fp, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010cbb98 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq ip, r0, ror #20 │ │ │ │ │ @@ -2344439,31 +2344211,31 @@ │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ │ rscseq r8, sl, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, r5, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cbc90 │ │ │ │ │ smlabbeq ip, r8, ip, fp │ │ │ │ │ - tsteq ip, r8, ror ip │ │ │ │ │ - andle r1, ip, r8, lsr r2 │ │ │ │ │ - smlatbeq ip, r8, ip, fp │ │ │ │ │ strdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cbc90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, ip, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq ip, r8, ip, fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbcb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbcb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, ip, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbdb0 │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ @@ -2344474,25 +2344246,25 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ smlabteq ip, r8, ip, fp │ │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ │ adcseq r1, r5, r8, lsr #18 │ │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq lr, r0, r0, lsr #1 │ │ │ │ │ + adcseq lr, r0, r8, asr #1 │ │ │ │ │ rscseq r9, fp, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ │ tsteq ip, r8, asr #26 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ tsteq r5, r8, asr r0 │ │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ │ - adcseq r1, r5, r0, lsl #30 │ │ │ │ │ + ldrshteq r1, [r5], r0 │ │ │ │ │ @ instruction: 0x010f2cb0 │ │ │ │ │ tsteq ip, r0, lsr sp │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ tsteq r5, r8 │ │ │ │ │ @@ -2344513,15 +2344285,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq ip, r0, lsl #26 │ │ │ │ │ tsteq ip, r8, ror #26 │ │ │ │ │ @ instruction: 0x010cbd90 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatbeq ip, r8, sp, fp │ │ │ │ │ - ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ + strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ smlatbeq ip, r0, sp, fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r0, r8, lsr r8 │ │ │ │ │ tsteq ip, r8, ror sp │ │ │ │ │ smlabbeq ip, r0, sp, fp │ │ │ │ │ tsteq ip, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2344545,15 +2344317,15 @@ │ │ │ │ │ tsteq ip, r0, lsl #28 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlatteq ip, r8, sp, fp │ │ │ │ │ ldrdeq r0, [r3], #120 @ 0x78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror #28 │ │ │ │ │ + tsteq ip, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, lsl #16 │ │ │ │ │ tsteq ip, r0, lsr lr │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2344562,39 +2344334,39 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq r1, r5, r0, r2 │ │ │ │ │ tsteq ip, r8, lsl lr │ │ │ │ │ tsteq ip, r0, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r8, ror #22 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ - smlatbeq ip, r0, lr, fp │ │ │ │ │ - cmneq pc, r0, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #28 │ │ │ │ │ + tsteq ip, r0, ror #28 │ │ │ │ │ + ldrheq r2, [pc, #-216] @ 10cbd8c <__bss_end__@@Base+0x9ce6dc> │ │ │ │ │ + @ instruction: 0x010cbeb8 │ │ │ │ │ + andle r2, r9, pc, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbe90 │ │ │ │ │ tsteq ip, r8, ror lr │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r9, r1, r0, r4 │ │ │ │ │ smlabbeq ip, r8, lr, fp │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cbe98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl pc │ │ │ │ │ - @ instruction: 0x010cbeb8 │ │ │ │ │ - andle r2, r9, pc, lsr #27 │ │ │ │ │ + smlatbeq ip, r0, lr, fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #30 │ │ │ │ │ @ instruction: 0x010cbeb0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq sp, [r1], r0 │ │ │ │ │ smlabbeq ip, r0, lr, fp │ │ │ │ │ - tsteq ip, r8, asr #30 │ │ │ │ │ + tsteq ip, r8, lsl pc │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ │ smlabteq ip, r0, lr, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @@ -2344610,28 +2344382,28 @@ │ │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #30 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbeq r2, [pc, #-208] @ 10cbe54 <__bss_end__@@Base+0x9ce7a4> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq ip, r0, ror lr │ │ │ │ │ smlabteq ip, r8, lr, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r2, [pc, #-216] @ 10cbe7c <__bss_end__@@Base+0x9ce7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2344647,31 +2344419,31 @@ │ │ │ │ │ @ instruction: 0x010cbf98 │ │ │ │ │ smlabbeq ip, r8, pc, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010cbf90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr #32 │ │ │ │ │ + tsteq ip, r0, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r4, [r4], #72 @ 0x48 │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ smlabteq ip, r8, pc, fp @ │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [r9], #120 @ 0x78 │ │ │ │ │ tsteq ip, r8, lsr #30 │ │ │ │ │ smlabbeq ip, r0, pc, fp @ │ │ │ │ │ smlatteq ip, r0, pc, fp @ │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ - smlabbeq ip, r8, r0, ip │ │ │ │ │ - cmneq pc, r8, ror #27 │ │ │ │ │ + tsteq ip, r8, asr #32 │ │ │ │ │ + cmneq pc, r0, lsl #28 │ │ │ │ │ tsteq sp, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ sbceq r8, r7, r0, lsl #23 │ │ │ │ │ mrseq sp, (UNDEF: 12) │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ @@ -2344686,98 +2344458,98 @@ │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ │ sbcseq r4, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror r0 │ │ │ │ │ + smlabteq ip, r8, r0, ip │ │ │ │ │ + andle r1, r2, r2, lsr #23 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x010cbfb8 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r0, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq ip, [ip, -r0] │ │ │ │ │ - smlabteq ip, r8, r0, ip │ │ │ │ │ - andle r1, r2, r2, lsr #23 │ │ │ │ │ + smlabbeq ip, r8, r0, ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq ip, [ip, -r8] │ │ │ │ │ smlatbeq ip, r8, r0, ip │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlatbeq ip, r0, r0, ip │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, asr #28 │ │ │ │ │ strheq ip, [ip, -r0] │ │ │ │ │ swpeq ip, r8, [ip] @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01405490 │ │ │ │ │ smlabteq ip, r0, r0, ip │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ qaddeq ip, r8, ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - strdeq ip, [ip, -r0] │ │ │ │ │ + ldrdeq ip, [ip, -r0] │ │ │ │ │ andle r0, r0, r0, ror r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq ip, [ip, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r0, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r0, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq ip, [ip, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq ip, (UNDEF: 28) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr r1 │ │ │ │ │ - tsteq ip, r8, ror #2 │ │ │ │ │ - cmneq pc, r0, lsr lr @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r1 │ │ │ │ │ + tsteq ip, r8, lsr r1 │ │ │ │ │ + cmneq pc, r8, asr #28 │ │ │ │ │ + smlabbeq ip, r8, r1, ip │ │ │ │ │ + andle r2, r2, fp, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cc190 │ │ │ │ │ - smlabbeq ip, r8, r1, ip │ │ │ │ │ - andle r2, r2, fp, asr r5 │ │ │ │ │ + tsteq ip, r8, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r0, r5, ip │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, ror #6 │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - @ instruction: 0x010cc598 │ │ │ │ │ + @ instruction: 0x010cc190 │ │ │ │ │ andle r0, r0, r9, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, r5, ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, ror #28 │ │ │ │ │ smlatbeq ip, r0, r1, ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, sp, r0, asr #4 │ │ │ │ │ smlabbeq pc, r8, sp, r4 @ │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ sbceq r3, r0, r0, ror #29 │ │ │ │ │ @ instruction: 0x010cc1b8 │ │ │ │ │ @@ -2344952,15 +2344724,15 @@ │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0], #208 @ 0xd0 │ │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ │ tsteq ip, r8, asr r4 │ │ │ │ │ smlabbeq ip, r0, r4, ip │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - ldrshteq r9, [r1], r0 │ │ │ │ │ + ldrhteq r9, [r1], r0 │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ adcseq lr, r4, r0, lsl r4 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ smlabbeq ip, r8, r4, ip │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ @ instruction: 0x010cc490 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ @@ -2345025,40 +2344797,40 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, r5, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cc590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cc598 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, r5, ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r5, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cc5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cc5b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r5, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, r5, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq ip, [ip, -r8] │ │ │ │ │ - tsteq ip, r8, asr r7 │ │ │ │ │ - cmneq pc, r8, ror lr @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #12 │ │ │ │ │ + ldrdeq ip, [ip, -r8] │ │ │ │ │ + @ instruction: 0x017f2e90 │ │ │ │ │ + tsteq ip, r0, ror #14 │ │ │ │ │ + mulle r6, ip, r8 │ │ │ │ │ smlatteq ip, r8, r5, ip │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r8, lsr #19 │ │ │ │ │ + ldrdeq r6, [lr], r8 @ │ │ │ │ │ smlatteq pc, r8, sp, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @@ -2345137,29 +2344909,29 @@ │ │ │ │ │ tsteq ip, r0, lsr #14 │ │ │ │ │ adcseq r9, pc, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r5, r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #14 │ │ │ │ │ - tsteq ip, r0, ror #14 │ │ │ │ │ - mulle r6, ip, r8 │ │ │ │ │ - smlabbeq ip, r8, r7, ip │ │ │ │ │ - @ instruction: 0xd00007b9 │ │ │ │ │ + tsteq ip, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r7 │ │ │ │ │ + tsteq ip, r8, ror #14 │ │ │ │ │ + @ instruction: 0xd00007b9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r7, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, r7, ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cc790 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x017f2e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cc798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cc7b8 │ │ │ │ │ @ instruction: 0x010cc7b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2345170,60 +2344942,60 @@ │ │ │ │ │ smlatteq ip, r0, r7, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr r5 │ │ │ │ │ ldrdeq ip, [ip, -r8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r6, pc, r0, lsr #28 │ │ │ │ │ + strdeq r6, [pc], r0 @ │ │ │ │ │ smlatbeq ip, r8, r7, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ sbceq r3, r2, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, asr #3 │ │ │ │ │ adcseq r2, r6, r0, lsr #4 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr r8 │ │ │ │ │ + tsteq ip, r8, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ - tsteq ip, r0, asr r8 │ │ │ │ │ - cmneq pc, r0, asr #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr r8 │ │ │ │ │ + tsteq ip, r0, lsr r8 │ │ │ │ │ + ldrsbeq r2, [pc, #-232] @ 10cc74c <__bss_end__@@Base+0x9cf09c> │ │ │ │ │ + tsteq ip, r8, asr r8 │ │ │ │ │ + andle pc, sp, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror r8 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ - tsteq ip, r8, asr r8 │ │ │ │ │ - andle pc, sp, r0, lsr #25 │ │ │ │ │ - smlabbeq ip, r8, r8, ip │ │ │ │ │ andle r0, r0, pc, ror #1 │ │ │ │ │ tsteq lr, r8, lsl #28 │ │ │ │ │ cmpeq r0, r0, lsr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsheq r2, [pc, #-224] @ 10cc794 <__bss_end__@@Base+0x9cf0e4> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r8, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, r8, ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, r8, ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r2, [pc, #-232] @ 10cc7ac <__bss_end__@@Base+0x9cf0fc> │ │ │ │ │ @ instruction: 0x010cc898 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r1, r8, lsl #25 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r8, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2345295,19 +2345067,19 @@ │ │ │ │ │ @ instruction: 0x010cc9b8 │ │ │ │ │ strdeq r5, [r0], #208 @ 0xd0 │ │ │ │ │ smlatbeq ip, r0, r9, ip │ │ │ │ │ tsteq ip, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq ip, [ip, -r8] │ │ │ │ │ - @ instruction: 0x010ccab0 │ │ │ │ │ - cmneq pc, r8, lsl #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, sl, ip │ │ │ │ │ + ldrdeq ip, [ip, -r8] │ │ │ │ │ + cmneq pc, r0, lsr #30 │ │ │ │ │ + @ instruction: 0x010ccab8 │ │ │ │ │ + @ instruction: 0xd00dfdb0 │ │ │ │ │ smlatteq ip, r8, r9, ip │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ strheq ip, [ip, -r8] │ │ │ │ │ sbceq r9, r1, r0, lsr pc │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ strdeq fp, [ip, -r8] │ │ │ │ │ @@ -2345315,15 +2345087,15 @@ │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ tsteq ip, r8, lsl sl │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ smlatteq ip, r0, r9, ip │ │ │ │ │ - ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ + strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r2, r0, lsr #12 │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ tsteq ip, r8, lsr sl │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq lr, r0, r8, lsl #19 │ │ │ │ │ @@ -2345351,21 +2345123,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, sl, ip │ │ │ │ │ smlatbeq ip, r0, sl, ip │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, sl, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, sl, ip │ │ │ │ │ - @ instruction: 0x010ccab8 │ │ │ │ │ - @ instruction: 0xd00dfdb0 │ │ │ │ │ - tsteq ip, r8, lsl #22 │ │ │ │ │ - andle r0, r0, r1, lsl r4 │ │ │ │ │ + @ instruction: 0x010ccab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [ip, -r8] │ │ │ │ │ + smlabteq ip, r0, sl, ip │ │ │ │ │ + andle r0, r0, r1, lsl r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, lsr pc @ │ │ │ │ │ ldrdeq ip, [ip, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, pc, r0, asr r3 @ │ │ │ │ │ strdeq r4, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, sl, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2345373,17 +2345145,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror #9 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r6, [r0], r0 │ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, fp, ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r0, lsr #30 │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq pc, [sp], r8 @ │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ smlatbeq ip, r8, r1, ip │ │ │ │ │ sbcseq r2, r4, r8, ror sp │ │ │ │ │ tsteq ip, r0, lsr fp │ │ │ │ │ @@ -2345419,47 +2345191,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, fp, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccbb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccbb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq ip, [ip, -r8] │ │ │ │ │ ldrdeq ip, [ip, -r0] │ │ │ │ │ - tsteq ip, r0, lsl #24 │ │ │ │ │ - cmneq pc, r0, asr pc @ │ │ │ │ │ + cmneq pc, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r0, ror r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq ip, [ip, -r8] │ │ │ │ │ + tsteq ip, r8, lsl #24 │ │ │ │ │ + andle r0, fp, pc, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, fp, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r5, r8, ror #24 │ │ │ │ │ smlabteq ip, r8, fp, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl ip │ │ │ │ │ - tsteq ip, r8, lsl #24 │ │ │ │ │ - andle r0, fp, pc, lsl r0 │ │ │ │ │ - tsteq ip, r8, lsr ip │ │ │ │ │ - andle r0, r0, pc, lsl #4 │ │ │ │ │ + tsteq ip, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ │ + tsteq ip, r0, lsl ip │ │ │ │ │ + andle r0, r0, pc, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2345499,57 +2345271,57 @@ │ │ │ │ │ smlatteq ip, r8, ip, ip │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ adcseq r1, r5, r0, ror #9 │ │ │ │ │ @ instruction: 0x010cccb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl sp │ │ │ │ │ + tsteq ip, r0, lsr sp │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ - tsteq ip, r0, ror sp │ │ │ │ │ - @ instruction: 0x017f2f98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr sp │ │ │ │ │ + tsteq ip, r8, lsl sp │ │ │ │ │ + ldrheq r2, [pc, #-240] @ 10ccc2c <__bss_end__@@Base+0x9cf57c> │ │ │ │ │ + tsteq ip, r8, ror sp │ │ │ │ │ + andle fp, r0, lr, ror #25 │ │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr r2 │ │ │ │ │ smlabbeq pc, r0, pc, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, sp, ip │ │ │ │ │ + tsteq ip, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, asr sp │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ tsteq ip, r8, asr #26 │ │ │ │ │ tsteq ip, r0, ror #26 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq ip, r8, ror #26 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq fp, r3, r8, fp │ │ │ │ │ - tsteq ip, r8, ror sp │ │ │ │ │ - andle fp, r0, lr, ror #25 │ │ │ │ │ - smlatbeq ip, r0, sp, ip │ │ │ │ │ - andle r0, r0, ip, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, sp, ip │ │ │ │ │ + smlabbeq ip, r0, sp, ip │ │ │ │ │ + andle r0, r0, ip, ror r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccd90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccd98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq ip, r0, sp, ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, sp, ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r2, [pc, #-240] @ 10cccbc <__bss_end__@@Base+0x9cf60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccdb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, sp, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2345621,19 +2345393,19 @@ │ │ │ │ │ @ instruction: 0x010cceb0 │ │ │ │ │ ldrhteq lr, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, lr, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq ip, [ip, -r0] │ │ │ │ │ - tsteq ip, r8, lsr pc │ │ │ │ │ - cmneq pc, r0, ror #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ + strdeq ip, [ip, -r0] │ │ │ │ │ + orreq ip, r1, r8 │ │ │ │ │ + tsteq ip, r0, asr #30 │ │ │ │ │ + andle sp, r9, r3, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #30 │ │ │ │ │ tsteq ip, r8, lsl pc │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2345641,49 +2345413,49 @@ │ │ │ │ │ tsteq ip, r0, lsr #30 │ │ │ │ │ tsteq ip, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq r6, r0, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ccf90 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ - tsteq ip, r0, asr #30 │ │ │ │ │ - andle sp, r9, r3, asr #17 │ │ │ │ │ - @ instruction: 0x010ccfb8 │ │ │ │ │ andle r0, r0, sp, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ccf90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsr #32 │ │ │ │ │ smlabbeq ip, r8, pc, ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r0, ror pc │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r0, r8, lsr #16 │ │ │ │ │ smlabbeq ip, r0, pc, ip @ │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r5, r0, r0, r5 │ │ │ │ │ - adcseq r4, r2, r0, asr #13 │ │ │ │ │ + adcseq r4, r2, r0, lsr #13 │ │ │ │ │ @ instruction: 0x010f4f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccf98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ccfb0 │ │ │ │ │ tsteq ip, r0, asr #4 │ │ │ │ │ smlatbeq fp, r8, r2, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r6, fp, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ccfb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, pc, ip @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, pc, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, pc, ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2345691,21 +2345463,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl r0 │ │ │ │ │ + tsteq ip, r0, lsl r1 │ │ │ │ │ rsceq r8, r3, r0, lsl #23 │ │ │ │ │ mrseq lr, (UNDEF: 12) │ │ │ │ │ - @ instruction: 0x010cd1b8 │ │ │ │ │ - orreq ip, r1, r8, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl r1 │ │ │ │ │ + tsteq ip, r0, lsl r0 │ │ │ │ │ + orreq ip, r1, r0, asr r0 │ │ │ │ │ + ldrdeq sp, [ip, -r0] │ │ │ │ │ + andle sp, r9, r4, asr #17 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq fp, r3, r8, fp │ │ │ │ │ tsteq ip, r8, lsr r0 │ │ │ │ │ @@ -2345797,59 +2345569,59 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ sbceq r3, r3, r0, lsr #12 │ │ │ │ │ adceq r7, lr, r0, lsl #19 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sp, [ip, -r8] │ │ │ │ │ + @ instruction: 0x010cd1b8 │ │ │ │ │ @ instruction: 0x010cd1b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r5, r8, lsl #18 │ │ │ │ │ tsteq ip, r0, ror #2 │ │ │ │ │ - ldrdeq sp, [ip, -r0] │ │ │ │ │ - andle sp, r9, r4, asr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq ip, r0, r1, sp │ │ │ │ │ smlabteq ip, r8, r1, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror #16 │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ - tsteq ip, r8, lsl r2 │ │ │ │ │ + ldrdeq sp, [ip, -r8] │ │ │ │ │ andle r0, r0, ip, lsr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r0, r1, sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r1, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #4 │ │ │ │ │ + tsteq ip, r8, lsl r2 │ │ │ │ │ tsteq ip, r0, lsl r2 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, asr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq sp, [ip, -r8] │ │ │ │ │ strdeq sp, [ip, -r0] │ │ │ │ │ - tsteq ip, r0, asr fp │ │ │ │ │ - orreq ip, r1, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x0181c098 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ smlatbeq ip, r0, r2, sp │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ umlalseq sl, r0, r0, r5 │ │ │ │ │ @@ -2346392,16 +2346164,16 @@ │ │ │ │ │ @ instruction: 0x010cdab8 │ │ │ │ │ smlatteq ip, r0, sl, sp │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatteq ip, r8, sl, sp │ │ │ │ │ sbceq r7, r0, r8, lsl #30 │ │ │ │ │ ldrdeq sp, [ip, -r0] │ │ │ │ │ ldrdeq sp, [ip, -r8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq sp, [ip, -r8] │ │ │ │ │ + tsteq ip, r8, asr fp │ │ │ │ │ + andle r3, sl, r4, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ tsteq ip, r0, lsl fp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r0, ror #26 │ │ │ │ │ @@ -2346415,41 +2346187,41 @@ │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r0, asr #22 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ │ sbceq r2, r3, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, fp, sp │ │ │ │ │ tsteq ip, r8, ror #22 │ │ │ │ │ - tsteq ip, r8, asr fp │ │ │ │ │ - andle r3, sl, r4, asr #22 │ │ │ │ │ - smlatbeq ip, r0, fp, sp │ │ │ │ │ mulle r0, r5, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r8, fp, sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strheq ip, [r1, r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, asr pc │ │ │ │ │ smlabbeq ip, r0, fp, sp │ │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cdb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cdb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq ip, r0, fp, sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, fp, sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181c098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r0, lsl ip │ │ │ │ │ + sbceq r4, r0, r8, lsr ip │ │ │ │ │ smlabteq ip, r0, fp, sp │ │ │ │ │ @ instruction: 0x010cdbb0 │ │ │ │ │ smlabteq ip, r8, fp, sp │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2346457,39 +2346229,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, fp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, fp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl #24 │ │ │ │ │ - tsteq ip, r0, asr #24 │ │ │ │ │ - orreq ip, r1, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ │ + tsteq ip, r0, lsl #24 │ │ │ │ │ + orreq ip, r1, r0, ror #1 │ │ │ │ │ + tsteq ip, r8, asr #24 │ │ │ │ │ + andle r1, ip, sl, lsr #8 │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r0, r0, asr #2 │ │ │ │ │ smlabbeq pc, r0, r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr ip │ │ │ │ │ + tsteq ip, r0, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq ip, [r5, -r8] │ │ │ │ │ - tsteq ip, r8, asr #24 │ │ │ │ │ - andle r1, ip, sl, lsr #8 │ │ │ │ │ - smlatbeq ip, r0, ip, sp │ │ │ │ │ - andle r0, r0, r5, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ + tsteq ip, r0, asr ip │ │ │ │ │ + andle r0, r0, r5, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq ip, [r1, r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, ip, sp │ │ │ │ │ tsteq ip, r8, ror ip │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2346499,17 +2346271,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r0, r6, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cdc98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq ip, r0, ip, sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, ip, sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, ror #1 │ │ │ │ │ @ instruction: 0x010cdcb0 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ @ instruction: 0x010cdcb8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2346517,15 +2346289,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ │ smlatteq ip, r8, ip, sp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlatteq ip, r0, ip, sp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #1 │ │ │ │ │ strdeq sp, [ip, -r0] │ │ │ │ │ ldrdeq sp, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq ip, r0, lsr #26 │ │ │ │ │ @@ -2346545,19 +2346317,19 @@ │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r2, r8, asr r8 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror #26 │ │ │ │ │ - @ instruction: 0x010cddb0 │ │ │ │ │ - orreq ip, r1, r0, lsl r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #26 │ │ │ │ │ + tsteq ip, r0, ror #26 │ │ │ │ │ + orreq ip, r1, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x010cddb8 │ │ │ │ │ + andle pc, r4, sp, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, sp, sp │ │ │ │ │ tsteq ip, r8, ror sp │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2346565,39 +2346337,39 @@ │ │ │ │ │ @ instruction: 0x010cdd90 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ @ instruction: 0x010cdd98 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, sp, sp │ │ │ │ │ + @ instruction: 0x010cddb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - @ instruction: 0x010cddb8 │ │ │ │ │ - andle pc, r4, sp, asr sl @ │ │ │ │ │ - tsteq ip, r0, lsl #28 │ │ │ │ │ - andle r1, r0, r3, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, sp, sp │ │ │ │ │ + smlabteq ip, r0, sp, sp │ │ │ │ │ + andle r1, r0, r3, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [ip, -r8] │ │ │ │ │ smlatteq ip, r8, sp, sp │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ strdeq sp, [ip, -r0] │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2346671,20 +2346443,20 @@ │ │ │ │ │ tsteq ip, r8, lsl pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r0, asr #30 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, lsr #30 │ │ │ │ │ sbceq r4, r3, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq ip, r8, r0, lr │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ - strheq lr, [ip, -r0] │ │ │ │ │ - orreq ip, r1, r8, asr r1 │ │ │ │ │ + orreq ip, r1, r0, ror r1 │ │ │ │ │ tsteq ip, r0, ror #30 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r5, pc, r8, asr #18 │ │ │ │ │ + adceq r5, pc, r0, lsl r9 @ │ │ │ │ │ ldrdeq r5, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [ip, -r0] │ │ │ │ │ smlatbeq ip, r8, pc, sp @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq ip, r0, ror pc │ │ │ │ │ tsteq r1, r0, lsr r0 │ │ │ │ │ @@ -2346709,81 +2346481,81 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010cdfb0 │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ smlabteq ip, r0, pc, sp @ │ │ │ │ │ smlatteq ip, r0, pc, sp @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatteq ip, r8, pc, sp @ │ │ │ │ │ - sbceq r4, r0, r0, lsl ip │ │ │ │ │ + sbceq r4, r0, r8, lsr ip │ │ │ │ │ ldrdeq sp, [ip, -r0] │ │ │ │ │ smlabbeq ip, r0, pc, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ strdeq sp, [ip, -r0] │ │ │ │ │ sbcseq r8, r1, r0, lsl #23 │ │ │ │ │ mrseq pc, (UNDEF: 12) @ │ │ │ │ │ qaddeq lr, r0, ip │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r8, asr #10 │ │ │ │ │ + adcseq sp, r0, r0, ror r5 │ │ │ │ │ ldrdeq sp, [ip, -r8] │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ tsteq ip, r0, ror sp │ │ │ │ │ tsteq ip, r8, lsr r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r8, asr #32 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r8, r0, lr │ │ │ │ │ + strheq lr, [ip, -r8] │ │ │ │ │ + mulle r5, sp, ip │ │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01114ab8 │ │ │ │ │ smlabbeq ip, r0, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq lr, r0, [ip] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq lr, r8, [ip] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, r0, lr │ │ │ │ │ + strheq lr, [ip, -r0] │ │ │ │ │ smlatbeq ip, r8, r0, lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, lr, r0, ror #18 │ │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ │ - strheq lr, [ip, -r8] │ │ │ │ │ - mulle r5, sp, ip │ │ │ │ │ - smlatteq ip, r8, r0, lr │ │ │ │ │ - andle r1, r0, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, r0, lr │ │ │ │ │ + smlabteq ip, r0, r0, lr │ │ │ │ │ + andle r1, r0, r0, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ │ adcseq r0, r5, r0, asr #18 │ │ │ │ │ tsteq ip, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq ip, r8, r0, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ tsteq ip, r0, lsl r1 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ adceq r7, sp, r8, ror #23 │ │ │ │ │ @@ -2346803,27 +2346575,27 @@ │ │ │ │ │ adcseq ip, r6, r8, asr #11 │ │ │ │ │ tsteq r1, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ce1b8 │ │ │ │ │ smlabbeq ip, r8, r1, lr │ │ │ │ │ - ldrdeq lr, [ip, -r0] │ │ │ │ │ - orreq ip, r1, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x0181c1b8 │ │ │ │ │ tsteq ip, r0, ror r1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r3, [r5], r8 │ │ │ │ │ smlalseq r9, fp, r8, pc @ │ │ │ │ │ smlabbeq ip, r0, r1, lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq ip, r8, ror #2 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ce1b8 │ │ │ │ │ + ldrdeq lr, [ip, -r8] │ │ │ │ │ + andle r4, r4, r3, lsl sp │ │ │ │ │ smlatbeq ip, r8, r1, lr │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlatbeq ip, r0, r1, lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010ce1b0 │ │ │ │ │ @@ -2346831,29 +2346603,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r1, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, r1, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r0, r1, lr │ │ │ │ │ - ldrdeq lr, [ip, -r8] │ │ │ │ │ - andle r4, r4, r3, lsl sp │ │ │ │ │ - mrseq lr, R12_fiq │ │ │ │ │ - andle r1, r0, r3, asr #22 │ │ │ │ │ + ldrdeq lr, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r1, lr │ │ │ │ │ + smlatteq ip, r0, r1, lr │ │ │ │ │ + andle r1, r0, r3, asr #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq ip, [r1, r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + mrseq lr, R12_fiq │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181c1b8 │ │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ │ sbcseq pc, r3, r0, asr #8 │ │ │ │ │ tsteq ip, r8, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2346867,37 +2346639,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #4 │ │ │ │ │ - smlabbeq ip, r8, r2, lr │ │ │ │ │ - orreq ip, r1, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r2 │ │ │ │ │ + tsteq ip, r8, ror #4 │ │ │ │ │ + orreq ip, r1, r0, lsl #4 │ │ │ │ │ + smlatbeq ip, r8, r2, lr │ │ │ │ │ + andle r6, r4, pc, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r2, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ce2b0 │ │ │ │ │ - smlatbeq ip, r8, r2, lr │ │ │ │ │ - andle r6, r4, pc, asr #17 │ │ │ │ │ + smlabbeq ip, r8, r2, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq ip, r8, r2, lr │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ rscseq r0, fp, r0, lsl #6 │ │ │ │ │ smlatbeq ip, r0, r2, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq sl, [sl], #80 @ 0x50 │ │ │ │ │ - tsteq ip, r0, lsr #8 │ │ │ │ │ + @ instruction: 0x010ce2b0 │ │ │ │ │ andle r0, r0, r4, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r8, r2, lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsl r2 │ │ │ │ │ smlabteq ip, r0, r2, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r0, asr #27 │ │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2346965,34 +2346737,34 @@ │ │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ │ smlabteq ip, r0, r3, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ smlatteq ip, r0, r3, lr │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, lsl #8 │ │ │ │ │ - strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ strdeq lr, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @ instruction: 0x010ce3b8 │ │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, lsl #4 │ │ │ │ │ tsteq ip, r0, lsr r4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq pc, r0, r8, asr fp @ │ │ │ │ │ + adcseq pc, r0, r0, lsl #23 │ │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq ip, [r5, -r8] │ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ tsteq ip, r8, lsr #4 │ │ │ │ │ @@ -2347069,33 +2346841,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r5, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ce590 │ │ │ │ │ - @ instruction: 0x010ce5b0 │ │ │ │ │ - orreq ip, r1, r0, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ce598 │ │ │ │ │ + @ instruction: 0x010ce590 │ │ │ │ │ + orreq ip, r1, r8, asr #4 │ │ │ │ │ + @ instruction: 0x010ce5b8 │ │ │ │ │ + andle r4, r4, r2, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, r5, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r5, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ce5b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq ip, r8, r5, lr │ │ │ │ │ smlabteq ip, r8, r5, lr │ │ │ │ │ - @ instruction: 0x010ce5b8 │ │ │ │ │ - andle r4, r4, r2, lsl #26 │ │ │ │ │ - tsteq ip, r8, lsl r6 │ │ │ │ │ andle r1, r0, r4, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r8, r5, lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ smlatteq ip, r0, r5, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r3, [sl], r0 │ │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2347105,17 +2346877,17 @@ │ │ │ │ │ tsteq ip, r0, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, lsr #9 │ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, asr #4 │ │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r2, r0, ror #4 │ │ │ │ │ tsteq r1, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ │ tsteq ip, r0, asr #12 │ │ │ │ │ @@ -2347273,19 +2347045,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, r8, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r8, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ce8b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, r8, lr │ │ │ │ │ - tsteq ip, r8, lsl r9 │ │ │ │ │ - orreq ip, r1, r8, ror r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, r8, lr │ │ │ │ │ + smlabteq ip, r0, r8, lr │ │ │ │ │ + @ instruction: 0x0181c290 │ │ │ │ │ + tsteq ip, r0, lsr #18 │ │ │ │ │ + andle r4, r4, r3, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r9 │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlatteq ip, r8, r8, lr │ │ │ │ │ @@ -2347297,21 +2347069,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #18 │ │ │ │ │ - tsteq ip, r0, lsr #18 │ │ │ │ │ - andle r4, r4, r3, lsl #26 │ │ │ │ │ - tsteq ip, r8, lsl #20 │ │ │ │ │ - andle r1, r0, r3, asr fp │ │ │ │ │ + tsteq ip, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr r9 │ │ │ │ │ + tsteq ip, r8, lsr #18 │ │ │ │ │ + andle r1, r0, r3, asr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #20 │ │ │ │ │ tsteq ip, r0, asr r9 │ │ │ │ │ @@ -2347357,51 +2347129,51 @@ │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ sbceq pc, r0, r0, ror r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181c290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror sl │ │ │ │ │ + smlabbeq ip, r0, sl, lr │ │ │ │ │ tsteq ip, r0, ror #20 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq pc, [r2], #72 @ 0x48 @ │ │ │ │ │ tsteq ip, r8, ror #20 │ │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [r0, #-120] @ 0xffffff88 │ │ │ │ │ - tsteq ip, r0, ror fp │ │ │ │ │ - orreq ip, r1, r0, asr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, sl, lr │ │ │ │ │ + tsteq ip, r8, ror sl │ │ │ │ │ + ldrdeq ip, [r1, r8] │ │ │ │ │ + tsteq ip, r8, ror fp │ │ │ │ │ + strdle r6, [r4], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, sl, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cea90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq ip, r0, fp, lr │ │ │ │ │ + tsteq ip, r0, ror fp │ │ │ │ │ smlatbeq ip, r0, sl, lr │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r0, r5, r8, lsl #21 │ │ │ │ │ ldrhteq r9, [fp], #240 @ 0xf0 │ │ │ │ │ @ instruction: 0x010ceab0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x010cea98 │ │ │ │ │ @@ -2347448,20 +2347220,20 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, ror #22 │ │ │ │ │ strheq r9, [r0], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ smlatteq ip, r8, sl, lr │ │ │ │ │ - tsteq ip, r8, ror fp │ │ │ │ │ - strdle r6, [r4], -r2 │ │ │ │ │ - tsteq ip, r8, lsr #24 │ │ │ │ │ - andle r0, r0, sp, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, fp, lr │ │ │ │ │ + smlabbeq ip, r0, fp, lr │ │ │ │ │ + andle r0, r0, sp, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq ip, [r1, r0] │ │ │ │ │ @ instruction: 0x010ceb90 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x010ceab8 │ │ │ │ │ tsteq ip, r0, asr fp │ │ │ │ │ smlatbeq ip, r0, fp, lr │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ smlabbeq ip, r8, fp, lr │ │ │ │ │ @@ -2347475,35 +2347247,35 @@ │ │ │ │ │ smlatbeq ip, r8, fp, lr │ │ │ │ │ sbceq r1, r3, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr ip │ │ │ │ │ + tsteq ip, r8, lsr #24 │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, ip, r8, ror #3 │ │ │ │ │ + adcseq sl, ip, r0, asr #3 │ │ │ │ │ tsteq ip, r0, lsl #24 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ smlatteq ip, r8, fp, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #6 │ │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq ip, [r1, r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ strdeq lr, [ip, -r8] │ │ │ │ │ @@ -2347537,32 +2347309,32 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010cecb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq ip, r0, ip, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq lr, [ip, -r8] │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ - tsteq ip, r0, lsl sp │ │ │ │ │ - orreq ip, r1, r8, lsl #6 │ │ │ │ │ + orreq ip, r1, r0, lsr #6 │ │ │ │ │ smlatteq ip, r8, ip, lr │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq lr, [ip, -r8] │ │ │ │ │ + tsteq ip, r8, lsl sp │ │ │ │ │ + andle r4, r4, r3, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror #26 │ │ │ │ │ tsteq ip, r0, ror #26 │ │ │ │ │ - tsteq ip, r8, lsl sp │ │ │ │ │ - andle r4, r4, r3, lsr #26 │ │ │ │ │ - tsteq ip, r0, lsr #30 │ │ │ │ │ andle r1, r0, r3, lsr fp │ │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @@ -2347572,16 +2347344,16 @@ │ │ │ │ │ ldrsheq ip, [r5, -r8] │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, sp, lr │ │ │ │ │ smlatbeq ip, r0, sp, lr │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x010ced90 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlabbeq ip, r8, sp, lr │ │ │ │ │ @@ -2347683,17 +2347455,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ @ instruction: 0x010ceeb8 │ │ │ │ │ tsteq ip, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ qaddeq pc, r8, ip @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, lsr #6 │ │ │ │ │ qaddeq pc, r0, ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq ip, r0, r8, asr #25 │ │ │ │ │ smlabteq ip, r0, lr, lr │ │ │ │ │ tsteq ip, r8, asr #30 │ │ │ │ │ @@ -2347740,15 +2347512,15 @@ │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r0, asr #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r8, asr #32 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ - adceq r0, lr, r0, lsl #23 │ │ │ │ │ + adceq r8, lr, r0, lsl #23 │ │ │ │ │ mrseq r0, (UNDEF: 13) │ │ │ │ │ tsteq ip, r0, lsl r0 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r0, lsl #22 │ │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ │ tsteq ip, r0, lsr #32 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -2347787,36 +2347559,36 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq pc, [ip, -r0] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq pc, [ip, -r8] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r8, r0, pc @ │ │ │ │ │ - strdeq pc, [ip, -r8] │ │ │ │ │ - orreq ip, r1, r0, asr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ + smlabteq ip, r8, r0, pc @ │ │ │ │ │ + orreq ip, r1, r8, ror #6 │ │ │ │ │ + @ instruction: 0x010cf1b8 │ │ │ │ │ + andle r9, r4, ip, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r0, pc @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [ip, -r8] │ │ │ │ │ - @ instruction: 0x010cf1b8 │ │ │ │ │ - andle r9, r4, ip, asr #24 │ │ │ │ │ + strdeq pc, [ip, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror #4 @ │ │ │ │ │ tsteq ip, r0, lsl r1 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - adceq r6, lr, r0, lsr r1 │ │ │ │ │ + adceq r6, lr, r0, lsl #2 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq ip, r0, fp, lr │ │ │ │ │ tsteq ip, r8, ror #2 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq ip, r0, lsr #2 @ │ │ │ │ │ smlaltbeq r7, r0, r0, r3 │ │ │ │ │ @@ -2347850,24 +2347622,24 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatbeq ip, r8, r1, pc @ │ │ │ │ │ sbceq sl, r0, r8, ror #28 │ │ │ │ │ @ instruction: 0x010cf190 │ │ │ │ │ tsteq ip, r0, lsr r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - @ instruction: 0x010cf298 │ │ │ │ │ + ldrdeq pc, [ip, -r8] │ │ │ │ │ andle r0, r0, r4, ror #21 │ │ │ │ │ smlabteq ip, r8, r1, pc @ │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #4 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsl #7 │ │ │ │ │ tsteq ip, r0, ror #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ mrseq pc, R12_fiq @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq r3, r2, r8, r7 │ │ │ │ │ @@ -2347891,31 +2347663,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq ip, r0, lsl r2 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r8, asr r2 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r0, lsr #4 @ │ │ │ │ │ - adcseq sl, ip, r8, ror #3 │ │ │ │ │ + adcseq sl, ip, r0, asr #3 │ │ │ │ │ @ instruction: 0x01157ef0 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ smlabbeq ip, r8, r2, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r6, [r0], r0 │ │ │ │ │ @ instruction: 0x0111d098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cf298 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, r2, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, r2, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf2b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2347923,55 +2347695,55 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl #6 @ │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ - tsteq ip, r0, lsr #6 @ │ │ │ │ │ - @ instruction: 0x0181c398 │ │ │ │ │ + @ instruction: 0x0181c3b0 │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrsbteq r7, [r6], r0 │ │ │ │ │ + adcseq r7, r6, r0, lsr #21 │ │ │ │ │ smlabteq ip, r8, r2, pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #6 @ │ │ │ │ │ + tsteq ip, r8, lsr #6 @ │ │ │ │ │ + andle sl, r4, sp, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr r3 @ │ │ │ │ │ - tsteq ip, r8, lsr #6 @ │ │ │ │ │ - andle sl, r4, sp, asr #14 │ │ │ │ │ - tsteq ip, r8, ror r3 @ │ │ │ │ │ - andle r0, r0, fp, ror #5 │ │ │ │ │ + tsteq ip, r0, lsr #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #6 @ │ │ │ │ │ + tsteq ip, r0, lsr r3 @ │ │ │ │ │ + andle r0, r0, fp, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, asr #7 │ │ │ │ │ tsteq ip, r0, asr r3 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, asr #6 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ tsteq ip, r8, asr r3 @ │ │ │ │ │ tsteq ip, r0, asr #6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r3, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181c3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, r3, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2347979,35 +2347751,35 @@ │ │ │ │ │ smlatbeq ip, r8, r3, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sp, [r1, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r8, r3, pc @ │ │ │ │ │ - strdeq pc, [ip, -r8] │ │ │ │ │ - orreq ip, r1, r0, ror #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ + smlabteq ip, r8, r3, pc @ │ │ │ │ │ + strdeq ip, [r1, r8] │ │ │ │ │ + tsteq ip, r0, lsl #8 @ │ │ │ │ │ + andle sl, r4, r5, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r3, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r3, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #8 @ │ │ │ │ │ + strdeq pc, [ip, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - tsteq ip, r0, lsl #8 @ │ │ │ │ │ - andle sl, r4, r5, asr #20 │ │ │ │ │ - tsteq ip, r8, asr r4 @ │ │ │ │ │ - andle r0, r0, ip, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r4 @ │ │ │ │ │ + tsteq ip, r8, lsl #8 @ │ │ │ │ │ + andle r0, r0, ip, ror fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsl r4 │ │ │ │ │ tsteq ip, r8, lsl r4 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r1, r5, r8, lsr sp │ │ │ │ │ smlalseq sl, fp, r8, r0 │ │ │ │ │ tsteq ip, r8, lsr #8 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq ip, r0, lsl r4 @ │ │ │ │ │ @@ -2348017,17 +2347789,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r4 @ │ │ │ │ │ tsteq ip, r8, asr #8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [r1, r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2348044,15 +2347816,15 @@ │ │ │ │ │ @ instruction: 0x010cf490 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 1416 @ 0x588 │ │ │ │ │ tsteq ip, r0, asr r5 @ │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ smlabteq ip, r0, r4, pc @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r5, r6, r0, asr r1 │ │ │ │ │ + ldrshteq r5, [r6], r0 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr r3 @ │ │ │ │ │ tsteq ip, r8, lsl #10 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ tsteq r1, r8, lsr r2 │ │ │ │ │ @@ -2348101,57 +2347873,57 @@ │ │ │ │ │ @ instruction: 0x010cf590 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r8, ror r5 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlatbeq ip, r0, r5, pc @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlabbeq ip, r8, r5, pc @ │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ @ instruction: 0x010cf5b0 │ │ │ │ │ sbceq r9, r3, r0, asr r3 │ │ │ │ │ @ instruction: 0x010cf5b8 │ │ │ │ │ sbceq r9, r3, r8, lsr #6 │ │ │ │ │ smlabteq ip, r0, r5, pc @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [ip, -r8] │ │ │ │ │ - tsteq ip, r8, lsl r6 @ │ │ │ │ │ - orreq ip, r1, r8, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r5, pc @ │ │ │ │ │ + ldrdeq pc, [ip, -r8] │ │ │ │ │ + orreq ip, r1, r0, asr #8 │ │ │ │ │ + tsteq ip, r0, lsr #12 @ │ │ │ │ │ + andle fp, r4, sl, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r5, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r6 @ │ │ │ │ │ tsteq ip, r8, lsl #12 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl #12 @ │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - adceq r5, lr, r0, lsl r6 │ │ │ │ │ + adceq r5, lr, r0, ror r6 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #12 @ │ │ │ │ │ - tsteq ip, r0, lsr #12 @ │ │ │ │ │ - andle fp, r4, sl, lsr #12 │ │ │ │ │ - tsteq ip, r8, asr #12 @ │ │ │ │ │ - andle r1, r0, ip, asr r6 │ │ │ │ │ + tsteq ip, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r6 @ │ │ │ │ │ + tsteq ip, r8, lsr #12 @ │ │ │ │ │ + andle r1, r0, ip, asr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr #12 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r6 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2348163,36 +2347935,36 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cf6b8 │ │ │ │ │ + ldrdeq pc, [ip, -r0] │ │ │ │ │ smlatbeq ip, r8, r6, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r0, ror #27 │ │ │ │ │ tsteq r1, r0, asr #2 │ │ │ │ │ - smlatteq ip, r8, r6, pc @ │ │ │ │ │ - orreq ip, r1, r0, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [ip, -r0] │ │ │ │ │ + @ instruction: 0x010cf6b8 │ │ │ │ │ + orreq ip, r1, r8, lsl #9 │ │ │ │ │ + strdeq pc, [ip, -r0] │ │ │ │ │ + ldrdle ip, [r0], -fp │ │ │ │ │ smlabteq ip, r8, r6, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111d290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r6, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq ip, r8, r6, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl r8 @ │ │ │ │ │ tsteq ip, r0, lsl r8 @ │ │ │ │ │ - strdeq pc, [ip, -r0] │ │ │ │ │ - ldrdle ip, [r0], -fp │ │ │ │ │ - tsteq ip, r0, ror r8 @ │ │ │ │ │ andle r0, r0, r6, ror #1 │ │ │ │ │ tsteq ip, r0, lsl #14 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r6, r8, asr #26 │ │ │ │ │ tsteq r4, r8, lsl fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq ip, r8, r4, pc @ │ │ │ │ │ @@ -2348256,16 +2348028,16 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r2, r8, lsr #31 │ │ │ │ │ tsteq ip, r8, lsr r7 @ │ │ │ │ │ tsteq ip, r8, lsl #16 @ │ │ │ │ │ sbceq r6, r0, r0, lsr #17 │ │ │ │ │ smlatbeq ip, r0, r7, pc @ │ │ │ │ │ tsteq ip, r0, lsr #14 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #16 @ │ │ │ │ │ tsteq ip, r0, lsr r8 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r8, lsr r6 @ │ │ │ │ │ @@ -2348279,66 +2348051,66 @@ │ │ │ │ │ tsteq ip, r8, lsr r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r0, ror #16 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, asr #16 @ │ │ │ │ │ smulleq pc, r2, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror r8 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r8, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r0, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cf8b0 │ │ │ │ │ - ldrdeq pc, [ip, -r8] │ │ │ │ │ - @ instruction: 0x0181c4b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf8b8 │ │ │ │ │ + @ instruction: 0x010cf8b0 │ │ │ │ │ + ldrdeq ip, [r1, r0] │ │ │ │ │ + smlatteq ip, r0, r8, pc @ │ │ │ │ │ + andle r7, r4, sl, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ adcseq r9, r0, r8, lsl r0 │ │ │ │ │ @ instruction: 0x011112b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq ip, r8, r8, pc @ │ │ │ │ │ - smlatteq ip, r0, r8, pc @ │ │ │ │ │ - andle r7, r4, sl, ror r1 │ │ │ │ │ - tsteq ip, r0, lsr #18 @ │ │ │ │ │ - ldrdle r0, [r0], -r7 │ │ │ │ │ + ldrdeq pc, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #18 @ │ │ │ │ │ + smlatteq ip, r8, r8, pc @ │ │ │ │ │ + ldrdle r0, [r0], -r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, ror #9 │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sp, r4, r8, lsr r5 │ │ │ │ │ rscseq sl, fp, r8, asr #1 │ │ │ │ │ ldrhteq pc, [r1], r0 @ │ │ │ │ │ @ instruction: 0x011112d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #18 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #18 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq ip, [r1, r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r9 @ │ │ │ │ │ - adcseq r2, r5, r8, lsl #6 │ │ │ │ │ + adcseq r2, r5, r8, lsl r3 │ │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ smlabbeq ip, r0, sl, r7 │ │ │ │ │ tsteq ip, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ @@ -2348349,139 +2348121,139 @@ │ │ │ │ │ tsteq ip, r0, ror r9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r8, lsl #27 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, r9, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq ip, r8, r9, pc @ │ │ │ │ │ + @ instruction: 0x010cf9b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ @ instruction: 0x010cf998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ @ instruction: 0x0111df98 │ │ │ │ │ - smlabteq ip, r8, r9, pc @ │ │ │ │ │ - orreq ip, r1, r0, lsl #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cf9b0 │ │ │ │ │ + smlatbeq ip, r8, r9, pc @ │ │ │ │ │ + orreq ip, r1, r8, lsl r5 │ │ │ │ │ + ldrdeq pc, [ip, -r0] │ │ │ │ │ + andle r7, r4, fp, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cf9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, r9, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [ip, -r8] │ │ │ │ │ - ldrdeq pc, [ip, -r0] │ │ │ │ │ - andle r7, r4, fp, ror r1 │ │ │ │ │ - strdeq pc, [ip, -r8] │ │ │ │ │ - ldrdle r0, [r0], -r6 │ │ │ │ │ + smlabteq ip, r8, r9, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, r9, pc @ │ │ │ │ │ + ldrdeq pc, [ip, -r8] │ │ │ │ │ + ldrdle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, r9, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq pc, [ip, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #20 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr sl @ │ │ │ │ │ - tsteq ip, r8, ror sl @ │ │ │ │ │ - orreq ip, r1, r8, asr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #20 @ │ │ │ │ │ + tsteq ip, r8, lsr sl @ │ │ │ │ │ + orreq ip, r1, r0, ror #10 │ │ │ │ │ + @ instruction: 0x010cfa90 │ │ │ │ │ + strdle r8, [r4], -sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr sl @ │ │ │ │ │ tsteq ip, r0, asr sl @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq lr, r5, r0, asr #22 │ │ │ │ │ ldrshteq sl, [fp], #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror sl @ │ │ │ │ │ tsteq ip, r8, ror #20 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111dfb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cfa98 │ │ │ │ │ - @ instruction: 0x010cfa90 │ │ │ │ │ - strdle r8, [r4], -sl │ │ │ │ │ + tsteq ip, r8, ror sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq ip, r0, sl, pc @ │ │ │ │ │ smlabbeq ip, r8, sl, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r1, r0, lsl #8 │ │ │ │ │ tsteq r1, r0, ror #31 │ │ │ │ │ - @ instruction: 0x010cfab8 │ │ │ │ │ + @ instruction: 0x010cfa98 │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq ip, r0, sl, pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq ip, r8, sl, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cfab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cfab8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r0, sl, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, sl, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, sl, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r8, sl, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #22 @ │ │ │ │ │ + tsteq ip, r8, lsr #22 @ │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r0, lsl #5 │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ - tsteq ip, r0, asr #22 @ │ │ │ │ │ - @ instruction: 0x0181c590 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #22 @ │ │ │ │ │ + tsteq ip, r8, lsl #22 @ │ │ │ │ │ + orreq ip, r1, r8, lsr #11 │ │ │ │ │ + tsteq ip, r8, asr #22 @ │ │ │ │ │ + mulle r4, ip, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r8, ror #28 │ │ │ │ │ + sbceq r4, r0, r0, asr #28 │ │ │ │ │ tsteq ip, r0, lsr #22 @ │ │ │ │ │ tsteq ip, r0, lsl fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr fp @ │ │ │ │ │ - tsteq ip, r8, asr #22 @ │ │ │ │ │ - mulle r4, ip, r1 │ │ │ │ │ - tsteq ip, r0, ror fp @ │ │ │ │ │ - @ instruction: 0xd00009b5 │ │ │ │ │ + tsteq ip, r0, asr #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr fp @ │ │ │ │ │ + tsteq ip, r0, asr fp @ │ │ │ │ │ + @ instruction: 0xd00009b5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsr #11 │ │ │ │ │ smlabbeq ip, r0, fp, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ │ smlabteq ip, r0, sp, lr │ │ │ │ │ cmpeq r2, r0, asr #23 │ │ │ │ │ smlabteq ip, r0, fp, pc @ │ │ │ │ │ @@ -2348509,23 +2348281,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #24 @ │ │ │ │ │ + tsteq ip, r8, lsr #24 @ │ │ │ │ │ tsteq ip, r0, lsl ip @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sp, r4, r8, ror #10 │ │ │ │ │ rscseq sl, fp, r8, lsl #3 │ │ │ │ │ - smlabbeq ip, r8, ip, pc @ │ │ │ │ │ - ldrdeq ip, [r1, r8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #24 @ │ │ │ │ │ + tsteq ip, r0, lsr #24 @ │ │ │ │ │ + strdeq ip, [r1, r0] │ │ │ │ │ + smlatbeq ip, r0, ip, pc @ │ │ │ │ │ + andle r7, r4, fp, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq ip, r0, ip, pc @ │ │ │ │ │ tsteq ip, r0, ror ip @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, asr #24 @ │ │ │ │ │ @@ -2348541,37 +2348313,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, asr #2 │ │ │ │ │ tsteq ip, r8, ror ip @ │ │ │ │ │ tsteq ip, r0, ror #24 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r0, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq ip, r8, ip, pc @ │ │ │ │ │ - smlatbeq ip, r0, ip, pc @ │ │ │ │ │ - andle r7, r4, fp, lsl #3 │ │ │ │ │ + smlabbeq ip, r8, ip, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq ip, r0, ip, pc @ │ │ │ │ │ @ instruction: 0x010cfc98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr r0 │ │ │ │ │ - ldrdeq pc, [ip, -r8] │ │ │ │ │ + smlatbeq ip, r8, ip, pc @ │ │ │ │ │ andle r0, r0, r6, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq ip, r0, ip, pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsl #12 │ │ │ │ │ @ instruction: 0x010cfcb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r5, r8, asr r3 @ │ │ │ │ │ tsteq r2, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq ip, r8, ip, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq pc, [ip, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, ip, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [r1, r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ adceq ip, sp, r0, lsl #14 │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #26 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2348583,23 +2348355,23 @@ │ │ │ │ │ tsteq ip, r8, lsl sp @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrhteq ip, [r5], r8 │ │ │ │ │ ldrsbteq sl, [fp], #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr #26 @ │ │ │ │ │ + tsteq ip, r0, ror sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ - tsteq ip, r8, lsr lr @ │ │ │ │ │ - orreq ip, r1, r0, lsr #12 │ │ │ │ │ + tsteq ip, r8, asr #26 @ │ │ │ │ │ + orreq ip, r1, r8, lsr r6 │ │ │ │ │ adceq r9, sp, r0, lsl #14 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror sp @ │ │ │ │ │ + smlatbeq ip, r0, lr, pc @ │ │ │ │ │ + andle ip, r0, r3, lsr #3 │ │ │ │ │ tsteq ip, r8, asr sp @ │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr sp @ │ │ │ │ │ tsteq ip, r8, ror #26 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2348643,26 +2348415,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ @ instruction: 0x010cfd90 │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ tsteq ip, r8, lsl lr @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, lsr #28 @ │ │ │ │ │ - sbceq r4, r0, r8, ror #23 │ │ │ │ │ + sbceq r4, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, lsl #28 @ │ │ │ │ │ smlatbeq ip, r8, sp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq ip, r8, lr, pc @ │ │ │ │ │ - smlatbeq ip, r0, lr, pc @ │ │ │ │ │ - andle ip, r0, r3, lsr #3 │ │ │ │ │ + tsteq ip, r8, lsr lr @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010cfeb0 │ │ │ │ │ tsteq ip, r8, asr #28 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r0, lsr #10 │ │ │ │ │ + adcseq sp, r0, r8, asr #10 │ │ │ │ │ tsteq ip, r0, lsl lr @ │ │ │ │ │ tsteq ip, r8, asr lr @ │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ tsteq ip, r0, ror #28 @ │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ tsteq ip, r8, ror #28 @ │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ @@ -2348676,50 +2348448,50 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r0, ror lr @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x010cfe98 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlabbeq ip, r0, lr, pc @ │ │ │ │ │ adcseq r9, r9, r8, lsl #25 │ │ │ │ │ - smlatteq ip, r8, lr, pc @ │ │ │ │ │ + smlatbeq ip, r8, lr, pc @ │ │ │ │ │ andle r0, r0, fp, lsr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010cfeb0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010cfeb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq ip, r0, lr, pc @ │ │ │ │ │ smlabteq ip, r8, lr, pc @ │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r0, lr, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq ip, r8, lr, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #30 @ │ │ │ │ │ - tsteq sp, r0, lsl r0 │ │ │ │ │ - orreq ip, r1, r8, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr pc @ │ │ │ │ │ + tsteq ip, r8, lsr #30 @ │ │ │ │ │ + orreq ip, r1, r0, lsl #13 │ │ │ │ │ + tsteq sp, r8, lsl r0 │ │ │ │ │ + andle ip, r0, r7, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ tsteq ip, r8, asr #30 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sp, r5, r8, lsr pc │ │ │ │ │ @@ -2348761,28 +2348533,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq ip, r0, pc, pc @ │ │ │ │ │ tsteq ip, r8, ror #30 @ │ │ │ │ │ ldrdeq pc, [ip, -r0] │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ - sbceq r4, r0, r8, ror #28 │ │ │ │ │ + sbceq r4, r0, r0, asr #28 │ │ │ │ │ smlatteq ip, r0, pc, pc @ │ │ │ │ │ smlabbeq ip, r0, pc, pc @ │ │ │ │ │ sbceq r8, r5, r0, lsl #23 │ │ │ │ │ mrseq r1, (UNDEF: 13) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + swpeq r0, r8, [sp] │ │ │ │ │ swpeq r0, r0, [sp] │ │ │ │ │ - tsteq sp, r8, lsl r0 │ │ │ │ │ - andle ip, r0, r7, ror #7 │ │ │ │ │ - tsteq sp, r0, lsr #10 │ │ │ │ │ andle r0, r0, ip, lsr r1 │ │ │ │ │ tsteq sp, r8, lsr #32 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r0, ror #15 │ │ │ │ │ + ldrhteq sp, [r0], r8 │ │ │ │ │ smlatteq ip, r8, pc, pc @ │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ strdeq pc, [ip, -r8] │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2348800,16 +2348572,16 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, asr #32 │ │ │ │ │ sbceq r2, r3, r8, asr #2 │ │ │ │ │ smlabbeq sp, r8, r0, r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r7, [r6], r0 │ │ │ │ │ tsteq sp, r8, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - swpeq r0, r8, [sp] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0181c698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ │ smlatbeq sp, r8, r0, r0 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2348913,15 +2348685,15 @@ │ │ │ │ │ tsteq sp, r0, asr #4 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, ror r3 │ │ │ │ │ tsteq sp, r0, asr r2 │ │ │ │ │ tsteq sp, r0, lsr #4 │ │ │ │ │ tsteq sp, r8, asr r2 │ │ │ │ │ - sbceq r7, r2, r8, lsl r4 │ │ │ │ │ + sbceq r7, r2, r0, asr #8 │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ smlatteq sp, r0, r2, r0 │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ smlabbeq sp, r0, r2, r0 │ │ │ │ │ @@ -2349044,15 +2348816,15 @@ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r4, [r1], r0 │ │ │ │ │ strdeq r5, [sp, -r0] │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ - adcseq r3, r6, r0, ror pc │ │ │ │ │ + adcseq r3, r6, r0, asr #30 │ │ │ │ │ rscseq sl, fp, r0, lsr #6 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r0, #-128] @ 0xffffff80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r0, r4, r0 │ │ │ │ │ @@ -2349091,17 +2348863,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, lsl #13 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, ip, r8, lsr #30 │ │ │ │ │ ldrheq r5, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2349111,103 +2348883,103 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, r5, r0 │ │ │ │ │ + smlabbeq sp, r8, r5, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, ror fp @ │ │ │ │ │ - smlatbeq sp, r0, r5, r0 │ │ │ │ │ - @ instruction: 0x0181c6b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r8, r5, r0 │ │ │ │ │ + smlabbeq sp, r0, r5, r0 │ │ │ │ │ + orreq ip, r1, r8, asr #13 │ │ │ │ │ + smlabteq sp, r0, r5, r0 │ │ │ │ │ + andle r4, r3, r4, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r8, r5, r0 │ │ │ │ │ - smlabteq sp, r0, r5, r0 │ │ │ │ │ - andle r4, r3, r4, asr #5 │ │ │ │ │ + smlatbeq sp, r0, r5, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r0, [sp, -r0] │ │ │ │ │ @ instruction: 0x010d05b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - smlatteq sp, r8, r5, r0 │ │ │ │ │ + smlabteq sp, r8, r5, r0 │ │ │ │ │ andle r0, r0, r9, asr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [sp, -r0] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r5, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq sp, r8, r5, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [sp, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr r6 │ │ │ │ │ + tsteq sp, r0, asr #12 │ │ │ │ │ tsteq sp, r8, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ ldrsheq r5, [r2, -r8] │ │ │ │ │ - tsteq sp, r8, asr r6 │ │ │ │ │ - strdeq ip, [r1, r8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #12 │ │ │ │ │ + tsteq sp, r8, lsr r6 │ │ │ │ │ + orreq ip, r1, r0, lsl r7 │ │ │ │ │ + tsteq sp, r0, ror #12 │ │ │ │ │ + andle r4, r4, r2, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d0690 │ │ │ │ │ smlabbeq sp, r8, r6, r0 │ │ │ │ │ - tsteq sp, r0, ror #12 │ │ │ │ │ - andle r4, r4, r2, lsl #26 │ │ │ │ │ - smlabteq sp, r8, r6, r0 │ │ │ │ │ andle r1, r0, r4, asr fp │ │ │ │ │ tsteq sp, r0, ror r6 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ smlabbeq sp, r0, r6, r0 │ │ │ │ │ tsteq r1, r0, ror #9 │ │ │ │ │ adcseq r3, r8, r8, lsl r9 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d0690 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r6, r0 │ │ │ │ │ smlatbeq sp, r8, r6, r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r2, sp, r0, ror pc │ │ │ │ │ @ instruction: 0x010d56b0 │ │ │ │ │ @ instruction: 0x010d06b8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ smlatbeq sp, r0, r6, r0 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r8, r6, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [sp, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #14 │ │ │ │ │ strdeq r0, [sp, -r0] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlatteq sp, r8, r6, r0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2349231,19 +2349003,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr r7 │ │ │ │ │ - smlabteq sp, r0, r7, r0 │ │ │ │ │ - orreq ip, r1, r0, asr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ + tsteq sp, r8, asr r7 │ │ │ │ │ + orreq ip, r1, r8, asr r7 │ │ │ │ │ + smlabteq sp, r8, r7, r0 │ │ │ │ │ + andle r6, sl, sl, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d07b8 │ │ │ │ │ tsteq sp, r8, ror r7 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ @ instruction: 0x010d0790 │ │ │ │ │ @@ -2349259,35 +2349031,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ @ instruction: 0x010d07b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [sp, -r0] │ │ │ │ │ - smlabteq sp, r8, r7, r0 │ │ │ │ │ - andle r6, sl, sl, asr #14 │ │ │ │ │ - tsteq sp, r8, lsl #16 │ │ │ │ │ - strhle r0, [r0], -r0 @ │ │ │ │ │ + smlabteq sp, r0, r7, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [sp, -r8] │ │ │ │ │ + ldrdeq r0, [sp, -r0] │ │ │ │ │ + strhle r0, [r0], -r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ smlatteq sp, r8, r7, r0 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ strdeq r0, [sp, -r0] │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2349299,23 +2349071,23 @@ │ │ │ │ │ tsteq sp, r8, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r6, r0, ror r3 │ │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror r8 │ │ │ │ │ + @ instruction: 0x010d0990 │ │ │ │ │ tsteq sp, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r2, [r2], r8 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ - tsteq sp, r8, lsl #20 │ │ │ │ │ - orreq ip, r1, r8, lsl #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d0990 │ │ │ │ │ + tsteq sp, r8, ror r8 │ │ │ │ │ + orreq ip, r1, r0, lsr #15 │ │ │ │ │ + tsteq sp, r8, lsl sl │ │ │ │ │ + andle r9, r4, sp, asr #24 │ │ │ │ │ smlabbeq sp, r8, r8, r0 │ │ │ │ │ sbcseq ip, r4, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r8, lsr r9 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2349405,23 +2349177,23 @@ │ │ │ │ │ ldrdeq r0, [sp, -r0] │ │ │ │ │ adcseq r9, r9, r0, asr #13 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #20 │ │ │ │ │ - tsteq sp, r8, lsl sl │ │ │ │ │ - andle r9, r4, sp, asr #24 │ │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - smlatteq sp, r0, sl, r0 │ │ │ │ │ + tsteq sp, r0, lsr #20 │ │ │ │ │ andle r0, r0, r3, ror #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0181c7b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, sl, r0 │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r4, sp, r8, lsl r6 │ │ │ │ │ tsteq r4, r0, lsr #24 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2349457,19 +2349229,19 @@ │ │ │ │ │ smlabteq sp, r0, sl, r0 │ │ │ │ │ sbceq r7, r0, r0, lsr #17 │ │ │ │ │ smlatbeq sp, r8, sl, r0 │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #22 │ │ │ │ │ + smlatteq sp, r0, sl, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [r9], #120 @ 0x78 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, lsr #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr #22 │ │ │ │ │ strdeq r0, [sp, -r0] │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r8, lsr r5 │ │ │ │ │ @ instruction: 0x010d0ab0 │ │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ smlatteq sp, r8, sl, r0 │ │ │ │ │ @@ -2349499,15 +2349271,15 @@ │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #24 │ │ │ │ │ + tsteq sp, r0, lsr #24 │ │ │ │ │ @ instruction: 0x010d0b98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010d0b90 │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, lsr r2 │ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ │ @@ -2349532,60 +2349304,60 @@ │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ strdeq r0, [sp, -r0] │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, fp, r0, lsl #4 │ │ │ │ │ - tsteq sp, r8, asr #24 │ │ │ │ │ - ldrdeq ip, [r1, r0] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #24 │ │ │ │ │ + tsteq sp, r8, lsl #24 │ │ │ │ │ + orreq ip, r1, r8, ror #15 │ │ │ │ │ + smlabbeq sp, r8, ip, r0 │ │ │ │ │ + andle sl, r4, lr, asr #14 │ │ │ │ │ tsteq sp, r8, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ tsteq r2, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d0c90 │ │ │ │ │ - smlabbeq sp, r8, ip, r0 │ │ │ │ │ - andle sl, r4, lr, asr #14 │ │ │ │ │ + tsteq sp, r8, asr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d0c98 │ │ │ │ │ tsteq sp, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ adceq r6, lr, r8, ror fp │ │ │ │ │ tsteq r2, r0, ror #4 │ │ │ │ │ tsteq sp, r0, ror #24 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ - @ instruction: 0x010d0cb0 │ │ │ │ │ + @ instruction: 0x010d0c90 │ │ │ │ │ andle r0, r0, sl, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d0c98 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, ip, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, ip, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d0cb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0cb8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, ip, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ ldrdeq r0, [sp, -r0] │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ ldrdeq r0, [sp, -r8] │ │ │ │ │ @@ -2349601,15 +2349373,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #26 │ │ │ │ │ + @ instruction: 0x010d0db0 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror r2 │ │ │ │ │ tsteq sp, r0, lsr sp │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ │ @@ -2349618,18 +2349390,18 @@ │ │ │ │ │ smlalseq r8, r9, r8, r1 │ │ │ │ │ smlatbeq sp, r0, fp, r0 │ │ │ │ │ ldrdeq fp, [r0, #-200] @ 0xffffff38 │ │ │ │ │ tsteq sp, r0, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror r2 │ │ │ │ │ - ldrdeq r0, [sp, -r8] │ │ │ │ │ - orreq ip, r1, r8, lsl r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d0db0 │ │ │ │ │ + tsteq sp, r0, ror #26 │ │ │ │ │ + orreq ip, r1, r0, lsr r8 │ │ │ │ │ + tsteq sp, r0, lsl #28 │ │ │ │ │ + mulle r2, r3, pc @ │ │ │ │ │ smlabbeq sp, r8, sp, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ smlabbeq sp, r0, sp, r0 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2349649,45 +2349421,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [sp, -r0] │ │ │ │ │ smlabteq sp, r8, sp, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ tsteq r2, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #28 │ │ │ │ │ - tsteq sp, r0, lsl #28 │ │ │ │ │ - mulle r2, r3, pc @ │ │ │ │ │ + ldrdeq r0, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr lr │ │ │ │ │ smlatteq sp, r8, sp, r0 │ │ │ │ │ sbceq r6, r0, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ │ - tsteq sp, r8, asr #28 │ │ │ │ │ + tsteq sp, r8, lsl #28 │ │ │ │ │ andle r0, r0, r7, ror #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, asr #16 │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r1, r0, lsl r4 │ │ │ │ │ @ instruction: 0x011252d8 │ │ │ │ │ tsteq sp, r8, lsr #28 │ │ │ │ │ sbceq r6, r0, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e3b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010db890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2349711,47 +2349483,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, lr, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, lr, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsl pc │ │ │ │ │ - orreq ip, r1, r0, ror #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [sp, -r0] │ │ │ │ │ + ldrdeq r0, [sp, -r8] │ │ │ │ │ + orreq ip, r1, r8, ror r8 │ │ │ │ │ + tsteq sp, r0, lsr #30 │ │ │ │ │ + andle r6, r0, r8, asr #24 │ │ │ │ │ smlatteq sp, r8, lr, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r8, ror #20 │ │ │ │ │ @ instruction: 0x011252f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r5, r0, r8, pc @ │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #30 │ │ │ │ │ - tsteq sp, r0, lsr #30 │ │ │ │ │ - andle r6, r0, r8, asr #24 │ │ │ │ │ - tsteq sp, r8, asr #30 │ │ │ │ │ - andle r0, r0, ip, ror r1 │ │ │ │ │ + tsteq sp, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ + tsteq sp, r8, lsr #30 │ │ │ │ │ + andle r0, r0, ip, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0181c890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2349761,42 +2349533,42 @@ │ │ │ │ │ smlabbeq sp, r0, pc, r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r0, pc, r0 @ │ │ │ │ │ - smlabteq sp, r0, pc, r0 @ │ │ │ │ │ - orreq ip, r1, r8, lsr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, pc, r0 @ │ │ │ │ │ + smlatbeq sp, r0, pc, r0 @ │ │ │ │ │ + orreq ip, r1, r0, asr #17 │ │ │ │ │ + smlabteq sp, r8, pc, r0 @ │ │ │ │ │ + andle sl, r6, ip, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d0fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [sp, -r0] │ │ │ │ │ - smlabteq sp, r8, pc, r0 @ │ │ │ │ │ - andle sl, r6, ip, ror #19 │ │ │ │ │ - tsteq sp, r0, lsl r0 │ │ │ │ │ - ldrdle r0, [r0], -pc @ │ │ │ │ │ + smlabteq sp, r0, pc, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [sp, -r8] │ │ │ │ │ + ldrdeq r0, [sp, -r0] │ │ │ │ │ + ldrdle r0, [r0], -pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq ip, [r1, r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, pc, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adceq r8, lr, r8, ror #13 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ - @ instruction: 0x00538b96 │ │ │ │ │ + @ instruction: 0x00530b96 │ │ │ │ │ mrseq r2, (UNDEF: 13) │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r5, lr, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ @@ -2349850,20 +2349622,20 @@ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbteq r5, [lr], #-16 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r1, [sp, -r0] │ │ │ │ │ + andeq r0, r0, r1, ror r2 │ │ │ │ │ + rsceq sl, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r8, lsr #25 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ + subseq sp, r2, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ smlatbeq sp, r0, r1, r1 │ │ │ │ │ blhi 15e6ec4 <__bss_end__@@Base+0xee9814> │ │ │ │ │ andmi fp, r5, sl, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2349896,16 +2349668,16 @@ │ │ │ │ │ cmpeq fp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x0088dcb0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ tsteq ip, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r4, r8, r8, asr ip │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2349913,17 +2349685,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r5, lr, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r8, asr #25 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ + @ instruction: 0x0088dcb8 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r8, lsr ip │ │ │ │ │ teqeq pc, sp @ @ │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2349977,15 +2349749,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ umlalseq r9, r3, r0, r9 │ │ │ │ │ teqeq pc, r5 @ @ │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ andeq r0, r2, r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d1398 │ │ │ │ │ + @ instruction: 0x010d13b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r9, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2350018,22 +2349790,22 @@ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq ip, r8, lsl r1 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r3, fp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d13b0 │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007fb298 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ + ldrdeq sp, [r8], r0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr pc │ │ │ │ │ + smlatbeq sp, r8, r5, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2350148,20 +2349920,20 @@ │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq lr, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x014b4a90 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x007fb298 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2350287,15 +2350059,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ @ instruction: 0x0126680d │ │ │ │ │ smlatteq sp, r0, r6, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r5, [r2], #40 @ 0x28 │ │ │ │ │ + strheq r5, [r2], #32 │ │ │ │ │ smlawteq r6, r9, r1, ip │ │ │ │ │ smlatteq sp, r0, r6, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r0, lsl #1 │ │ │ │ │ @ instruction: 0x01267645 │ │ │ │ │ @@ -2350569,15 +2350341,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, ror #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ - sbceq pc, r2, r0, asr #23 │ │ │ │ │ + smulleq pc, r2, r8, fp @ │ │ │ │ │ @ instruction: 0x0108b2b5 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2350809,20 +2350581,20 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbteq pc, lr, r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ - adcseq r0, r1, r0, lsl #23 │ │ │ │ │ + adcseq r8, r0, r0, lsl #23 │ │ │ │ │ mrseq r3, (UNDEF: 13) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2350860,111 +2350632,111 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq r5, r0, r8, sp │ │ │ │ │ smlabteq sp, r0, r0, r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r8, sp, r0, ror #29 │ │ │ │ │ tsteq sp, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r2, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsl #2 │ │ │ │ │ - strdeq ip, [r1, r0] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r0, r2 │ │ │ │ │ + ldrdeq r2, [sp, -r8] │ │ │ │ │ + orreq ip, r1, r8, lsl #18 │ │ │ │ │ + tsteq sp, r0, lsr #2 │ │ │ │ │ + andle r1, r2, r3, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq r2, (UNDEF: 29) │ │ │ │ │ strdeq r2, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, asr #17 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #2 │ │ │ │ │ - tsteq sp, r0, lsr #2 │ │ │ │ │ - andle r1, r2, r3, asr r5 │ │ │ │ │ + tsteq sp, r8, lsl #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr r1 │ │ │ │ │ tsteq sp, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ │ - tsteq sp, r8, ror #2 │ │ │ │ │ + tsteq sp, r8, lsr #2 │ │ │ │ │ andle r0, r0, r4, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ tsteq sp, r0, asr #2 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq sp, r0, asr r1 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0, #-208] @ 0xffffff30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r1, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r1, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, r1, r2 │ │ │ │ │ + tsteq sp, r8, lsr #4 │ │ │ │ │ smlatbeq sp, r8, r1, r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ │ cmpeq r6, r8 │ │ │ │ │ smlabteq sp, r0, r1, r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq sp, r8, r1, r2 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - strdeq r2, [sp, -r0] │ │ │ │ │ - orreq ip, r1, r8, lsr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #4 │ │ │ │ │ + smlatteq sp, r0, r1, r2 │ │ │ │ │ + orreq ip, r1, r0, asr r9 │ │ │ │ │ + tsteq sp, r0, ror #6 │ │ │ │ │ + andle r2, r2, ip, asr #26 │ │ │ │ │ strdeq r2, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01125398 │ │ │ │ │ @ instruction: 0x010d21b0 │ │ │ │ │ smlalbteq sp, r0, r0, r6 │ │ │ │ │ tsteq sp, r0, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r6, r0, r0, lsl pc │ │ │ │ │ + adcseq r6, r0, r0, asr #30 │ │ │ │ │ strdeq r2, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01125398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #4 │ │ │ │ │ tsteq sp, r0, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, lsr #7 │ │ │ │ │ @ instruction: 0x011253b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror #6 │ │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [r9], #120 @ 0x78 │ │ │ │ │ adceq r2, sp, r0, lsl r7 │ │ │ │ │ tsteq r4, r0, ror #25 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2350997,16 +2350769,16 @@ │ │ │ │ │ smlabteq sp, r0, r2, r2 │ │ │ │ │ smlatteq sp, r0, r2, r2 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatteq sp, r8, r2, r2 │ │ │ │ │ sbceq r6, r0, r0, ror #4 │ │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ │ smlabbeq sp, r0, r2, r2 │ │ │ │ │ - tsteq sp, r0, ror #6 │ │ │ │ │ - andle r2, r2, ip, asr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, r3, r2 │ │ │ │ │ mrseq r2, SP_mon │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r1, r8, lsr #19 │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ tsteq sp, r0, lsl r3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ umlalseq lr, r0, r8, lr │ │ │ │ │ @@ -2351025,46 +2350797,46 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r2, [r6], r0 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ tsteq sp, r8, asr r3 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, lsr r3 │ │ │ │ │ umlalseq r9, r9, r8, r1 @ │ │ │ │ │ - @ instruction: 0x010d2398 │ │ │ │ │ + tsteq sp, r8, ror #6 │ │ │ │ │ andle r0, r0, r9, ror #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, r3, r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, ror #18 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r3, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d2398 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r3, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r3, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d23b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d23b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r3, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r3, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r2, [sp, -r8] │ │ │ │ │ - tsteq sp, r0, asr r4 │ │ │ │ │ - orreq ip, r1, r0, lsl #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ │ + ldrdeq r2, [sp, -r8] │ │ │ │ │ + @ instruction: 0x0181c998 │ │ │ │ │ + smlatbeq sp, r0, r4, r2 │ │ │ │ │ + andle sl, r0, r7, lsl #14 │ │ │ │ │ smlatteq sp, r8, r3, r2 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ strdeq r2, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r2, [lr], r0 │ │ │ │ │ @@ -2351080,43 +2350852,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r8, r9, r8, r1 │ │ │ │ │ tsteq sp, r0, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r0, r0, lsr #18 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ - sbceq r4, r0, r0, asr r3 │ │ │ │ │ + sbceq r4, r0, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r8, r4, r2 │ │ │ │ │ - smlatbeq sp, r0, r4, r2 │ │ │ │ │ - andle sl, r0, r7, lsl #14 │ │ │ │ │ + tsteq sp, r0, asr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r0, r4, r2 │ │ │ │ │ tsteq sp, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ mrseq r2, SP_fiq │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ smlabbeq sp, r8, r4, r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq sp, r0, r4, r2 │ │ │ │ │ - sbceq r4, r0, r0, asr r3 │ │ │ │ │ + sbceq r4, r0, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x010d2490 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ @ instruction: 0x010d2498 │ │ │ │ │ sbcseq ip, r4, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - strdeq r2, [sp, -r0] │ │ │ │ │ + smlatbeq sp, r8, r4, r2 │ │ │ │ │ andle r0, r0, fp, asr #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, r4, r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0181c9b0 │ │ │ │ │ @ instruction: 0x010d24b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r4, r2 │ │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ │ @@ -2351124,17 +2350896,17 @@ │ │ │ │ │ ldrdeq r2, [sp, -r8] │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r4, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181c998 │ │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r7, [ip], r8 @ │ │ │ │ │ smlabteq sp, r8, r4, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2351142,45 +2350914,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #10 │ │ │ │ │ - tsteq sp, r0, ror r5 │ │ │ │ │ - orreq ip, r1, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r5 │ │ │ │ │ + tsteq sp, r0, asr #10 │ │ │ │ │ + orreq ip, r1, r0, ror #19 │ │ │ │ │ + tsteq sp, r8, ror r5 │ │ │ │ │ + andle r4, r4, r2, lsl #26 │ │ │ │ │ tsteq sp, r0, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, r5, r2 │ │ │ │ │ - tsteq sp, r8, ror r5 │ │ │ │ │ - andle r4, r4, r2, lsl #26 │ │ │ │ │ - smlatbeq sp, r8, r5, r2 │ │ │ │ │ - andle r1, r0, r4, asr fp │ │ │ │ │ + tsteq sp, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2590 │ │ │ │ │ + smlabbeq sp, r0, r5, r2 │ │ │ │ │ + andle r1, r0, r4, asr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq ip, [r1, r8] │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r5, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r8, r5, r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d25b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d25b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r5, r2 │ │ │ │ │ smlabteq sp, r8, r5, r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2351222,23 +2350994,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r6 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d2690 │ │ │ │ │ + smlatbeq sp, r8, r6, r2 │ │ │ │ │ smlabbeq sp, r0, r6, r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r0, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011254d0 │ │ │ │ │ - strdeq r2, [sp, -r8] │ │ │ │ │ - orreq ip, r1, r0, lsl sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r8, r6, r2 │ │ │ │ │ + @ instruction: 0x010d2690 │ │ │ │ │ + orreq ip, r1, r8, lsr #20 │ │ │ │ │ + tsteq sp, r0, lsl #14 │ │ │ │ │ + @ instruction: 0xd0066dba │ │ │ │ │ smlatbeq sp, r0, r6, r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d26b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2351254,29 +2351026,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r4, r0, ror #24 │ │ │ │ │ smlatteq sp, r8, r6, r2 │ │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01405e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #14 │ │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ │ - @ instruction: 0xd0066dba │ │ │ │ │ - tsteq sp, r8, lsr #14 │ │ │ │ │ - @ instruction: 0xd00002b9 │ │ │ │ │ + strdeq r2, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ + tsteq sp, r8, lsl #14 │ │ │ │ │ + @ instruction: 0xd00002b9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r7 │ │ │ │ │ tsteq sp, r8, asr #14 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2351294,15 +2351066,15 @@ │ │ │ │ │ smlabbeq sp, r0, r7, r2 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl #20 │ │ │ │ │ + tsteq sp, r8, lsl sl │ │ │ │ │ smlatbeq sp, r0, r7, r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq lr, r0, ip, r8 │ │ │ │ │ tsteq r2, r0, lsr r5 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ smulleq r5, r0, r8, fp │ │ │ │ │ @ instruction: 0x010d27b8 │ │ │ │ │ @@ -2351394,26 +2351166,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [sp, -r0] │ │ │ │ │ smlatbeq sp, r0, r8, r2 │ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sp, r8, lsr #18 │ │ │ │ │ - sbceq r4, r0, r0, asr r3 │ │ │ │ │ + sbceq r4, r0, r8, ror r3 │ │ │ │ │ tsteq sp, r0, lsl r9 │ │ │ │ │ @ instruction: 0x010d28b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ │ smlatbeq sp, r8, r9, r2 │ │ │ │ │ tsteq sp, r0, asr #18 │ │ │ │ │ smlabbeq sp, r8, r9, r2 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq ip, r0, r0, asr #22 │ │ │ │ │ + adcseq ip, r0, r8, ror #22 │ │ │ │ │ tsteq sp, r8, lsl r9 │ │ │ │ │ tsteq sp, r0, ror #18 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ │ tsteq sp, r0, ror r9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2351447,48 +2351219,48 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ smlatteq sp, r8, r9, r2 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r1], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq sp, r0, lsr sl │ │ │ │ │ - orreq ip, r1, r8, asr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl sl │ │ │ │ │ + tsteq sp, r0, lsl #20 │ │ │ │ │ + orreq ip, r1, r0, ror sl │ │ │ │ │ + tsteq sp, r8, lsr sl │ │ │ │ │ + strdle r8, [r4], -fp │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr sl │ │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ │ - tsteq sp, r8, lsr sl │ │ │ │ │ - strdle r8, [r4], -fp │ │ │ │ │ - tsteq sp, r8, ror sl │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ adcseq r3, r1, r0, lsr r2 │ │ │ │ │ smlaltbeq r5, r0, r8, pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ adcseq r1, r7, r8, lsr #5 │ │ │ │ │ @ instruction: 0x011115f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, sl, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, sl, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sl, r2 │ │ │ │ │ @ instruction: 0x010d2a98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2351500,47 +2351272,47 @@ │ │ │ │ │ smlatteq sp, r0, r9, r2 │ │ │ │ │ strdeq r9, [r0], #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, sl, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, sl, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r2, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsr #22 │ │ │ │ │ - orreq ip, r1, r0, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ │ + ldrdeq r2, [sp, -r8] │ │ │ │ │ + @ instruction: 0x0181cab8 │ │ │ │ │ + tsteq sp, r0, lsr fp │ │ │ │ │ + strdle r8, [r4], -fp │ │ │ │ │ smlatteq sp, r8, sl, r2 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ strdeq r2, [sp, -r8] │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq r5, r8, r8, lsl r1 │ │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr #22 │ │ │ │ │ + tsteq sp, r8, lsr #22 │ │ │ │ │ tsteq sp, r0, lsr #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r7, ip, r8, lsl r8 │ │ │ │ │ smlatteq sp, r0, sl, r2 │ │ │ │ │ - tsteq sp, r0, lsr fp │ │ │ │ │ - strdle r8, [r4], -fp │ │ │ │ │ - smlatbeq sp, r0, fp, r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #22 │ │ │ │ │ + tsteq sp, r8, asr #22 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ tsteq sp, r0, asr #22 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq sp, r0, asr #20 │ │ │ │ │ smlaltbeq r5, r0, r8, pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq ip, [r1, r0] │ │ │ │ │ tsteq sp, r8, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, lsr #8 │ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2351552,17 +2351324,17 @@ │ │ │ │ │ smlabbeq sp, r8, fp, r2 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01125590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r0, fp, r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, fp, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181cab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, fp, r2 │ │ │ │ │ @ instruction: 0x010d2bb8 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ smlatbeq sp, r8, sl, r2 │ │ │ │ │ strdeq r9, [r0], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2351582,71 +2351354,71 @@ │ │ │ │ │ tsteq sp, r0, lsl #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r7, r0, ror #8 │ │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r5, r0, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #24 │ │ │ │ │ - tsteq sp, r0, asr ip │ │ │ │ │ - orreq ip, r1, r8, ror #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #24 │ │ │ │ │ + tsteq sp, r0, lsr #24 │ │ │ │ │ + orreq ip, r1, r0, lsl #22 │ │ │ │ │ + tsteq sp, r8, asr ip │ │ │ │ │ + mulle r2, r3, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #24 │ │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #24 │ │ │ │ │ - tsteq sp, r8, asr ip │ │ │ │ │ - mulle r2, r3, pc @ │ │ │ │ │ - smlabbeq sp, r0, ip, r2 │ │ │ │ │ - andle r0, r0, r7, ror #2 │ │ │ │ │ + tsteq sp, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ + tsteq sp, r0, ror #24 │ │ │ │ │ + andle r0, r0, r7, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, ip, r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, ip, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, ip, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, ip, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, ip, r2 │ │ │ │ │ - smlatteq sp, r0, ip, r2 │ │ │ │ │ - orreq ip, r1, r0, lsr fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, ip, r2 │ │ │ │ │ + smlabteq sp, r0, ip, r2 │ │ │ │ │ + orreq ip, r1, r8, asr #22 │ │ │ │ │ + smlatteq sp, r8, ip, r2 │ │ │ │ │ + andle r1, r2, sp, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r2, [sp, -r0] │ │ │ │ │ - smlatteq sp, r8, ip, r2 │ │ │ │ │ - andle r1, r2, sp, ror #3 │ │ │ │ │ - tsteq sp, r8, ror #26 │ │ │ │ │ - andle r0, r0, r1, asr r2 │ │ │ │ │ + smlatteq sp, r0, ip, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ │ + andle r0, r0, r1, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0181cb90 │ │ │ │ │ tsteq sp, r0, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq pc, r5, r8, r2 @ │ │ │ │ │ @ instruction: 0x011255d8 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ │ @@ -2351658,25 +2351430,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011255f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, sp, r2 │ │ │ │ │ + tsteq sp, r8, ror #26 │ │ │ │ │ smlatbeq sp, r0, sp, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, asr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, sp, r2 │ │ │ │ │ tsteq sp, r8, asr sp │ │ │ │ │ smlabbeq ip, r8, sl, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, sp, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2351684,19 +2351456,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sp, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, sp, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d2db8 │ │ │ │ │ - tsteq sp, r0, lsl lr │ │ │ │ │ - orreq ip, r1, r8, lsr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, sp, r2 │ │ │ │ │ + @ instruction: 0x010d2db8 │ │ │ │ │ + orreq ip, r1, r0, asr #23 │ │ │ │ │ + tsteq sp, r8, lsr #28 │ │ │ │ │ + andle r4, r4, r2, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, sp, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ │ ldrdeq r2, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0114bfd8 │ │ │ │ │ @@ -2351708,25 +2351480,25 @@ │ │ │ │ │ strdeq r2, [sp, -r8] │ │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr lr │ │ │ │ │ - tsteq sp, r8, lsr #28 │ │ │ │ │ - andle r4, r4, r2, lsl #26 │ │ │ │ │ + tsteq sp, r0, lsl lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr lr │ │ │ │ │ tsteq sp, r0, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01125698 │ │ │ │ │ - smlabbeq sp, r0, lr, r2 │ │ │ │ │ + tsteq sp, r0, lsr lr │ │ │ │ │ andle r1, r0, r4, asr fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq ip, [r1, r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ tsteq sp, r0, ror #28 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sp, r8, asr lr │ │ │ │ │ @@ -2351736,17 +2351508,17 @@ │ │ │ │ │ tsteq sp, r0, ror lr │ │ │ │ │ tsteq sp, r0, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, lr, r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, lr, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2eb0 │ │ │ │ │ smlatbeq sp, r0, lr, r2 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ smlatbeq sp, r8, lr, r2 │ │ │ │ │ @@ -2351756,25 +2351528,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d2eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, lr, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, lr, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r2, [sp, -r0] │ │ │ │ │ + strdeq r2, [sp, -r8] │ │ │ │ │ ldrdeq r2, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011256b0 │ │ │ │ │ - tsteq sp, r8, asr pc │ │ │ │ │ - strdeq ip, [r1, r0] │ │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ │ + orreq ip, r1, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r2, [sp, -r8] │ │ │ │ │ + tsteq sp, r0, ror #30 │ │ │ │ │ + andle ip, r0, r4, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, pc, r0, ror r8 @ │ │ │ │ │ @@ -2351790,31 +2351562,31 @@ │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ @ instruction: 0x010c5c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c5998 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror pc │ │ │ │ │ tsteq sp, r0, ror pc │ │ │ │ │ - tsteq sp, r0, ror #30 │ │ │ │ │ - andle ip, r0, r4, lsr #3 │ │ │ │ │ - @ instruction: 0x010d2f90 │ │ │ │ │ andle r0, r0, sl, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, pc, r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, pc, r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d2f90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsl #24 │ │ │ │ │ smlatbeq sp, r0, pc, r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, sp, r0, asr r5 │ │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ │ smlatteq sp, r0, sp, r2 │ │ │ │ │ ldrsbteq r5, [fp], #240 @ 0xf0 │ │ │ │ │ @ instruction: 0x010d2fb8 │ │ │ │ │ @@ -2351850,15 +2351622,15 @@ │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011256f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr r1 │ │ │ │ │ + smlatbeq sp, r8, r1, r3 │ │ │ │ │ qaddeq r3, r0, sp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrhteq r8, [r6], r8 │ │ │ │ │ @ instruction: 0x0114fdb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2351907,18 +2351679,18 @@ │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ tsteq sp, r8, lsl r1 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sp, r0, lsr #2 │ │ │ │ │ strdeq r9, [r0], #8 │ │ │ │ │ mrseq r3, (UNDEF: 29) │ │ │ │ │ tsteq sp, r8, ror r0 │ │ │ │ │ - tsteq sp, r0, lsr #4 │ │ │ │ │ - orreq ip, r1, r8, lsr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r8, r1, r3 │ │ │ │ │ + tsteq sp, r0, lsr r1 │ │ │ │ │ + orreq ip, r1, r0, asr ip │ │ │ │ │ + tsteq sp, r8, lsr #4 │ │ │ │ │ + andle ip, r0, r8, ror #7 │ │ │ │ │ tsteq sp, r0, asr #2 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq sp, r8, ror #2 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ @@ -2351966,27 +2351738,27 @@ │ │ │ │ │ mrseq r3, SP_fiq │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlatteq sp, r8, r1, r3 │ │ │ │ │ smulleq lr, r2, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #4 │ │ │ │ │ + tsteq sp, r0, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r7, [r9], #120 @ 0x78 │ │ │ │ │ - tsteq sp, r8, lsr #4 │ │ │ │ │ - andle ip, r0, r8, ror #7 │ │ │ │ │ - smlatbeq sp, r0, r2, r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #4 │ │ │ │ │ + tsteq sp, r0, asr #4 │ │ │ │ │ andle r0, r0, fp, lsr r1 │ │ │ │ │ @ instruction: 0x010d0e90 │ │ │ │ │ smlabbeq pc, r0, r0, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, ror #24 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ swpeq r4, r8, [pc] @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2352000,17 +2351772,17 @@ │ │ │ │ │ @ instruction: 0x010d2bb0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r0, r2, r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r2, r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d32b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r3, r3 │ │ │ │ │ smlabteq sp, r0, r2, r3 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r4, sp, r0, lsl r8 │ │ │ │ │ @@ -2352084,19 +2351856,19 @@ │ │ │ │ │ @ instruction: 0x010d33b8 │ │ │ │ │ adcseq r9, r9, r0, lsr #17 │ │ │ │ │ smlatteq sp, r0, r3, r3 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r3, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, ror #8 │ │ │ │ │ - orreq ip, r1, r0, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ │ + strdeq r3, [sp, -r8] │ │ │ │ │ + @ instruction: 0x0181cc98 │ │ │ │ │ + ldrdeq r3, [sp, -r8] │ │ │ │ │ + andle fp, r4, fp, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #8 │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2352114,17 +2351886,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, r5, r3 │ │ │ │ │ - ldrdeq r3, [sp, -r8] │ │ │ │ │ - andle fp, r4, fp, lsr #12 │ │ │ │ │ + tsteq sp, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r3, [sp, -r8] │ │ │ │ │ tsteq sp, r8, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, ip, r8, lsl #18 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ sbceq r4, r0, r0, ror r1 │ │ │ │ │ @ instruction: 0x010d3490 │ │ │ │ │ @@ -2352207,21 +2351979,21 @@ │ │ │ │ │ ldrdeq fp, [r2], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [fp], #48 @ 0x30 │ │ │ │ │ ldrdeq r3, [sp, -r0] │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq sp, r8, asr r6 │ │ │ │ │ + smlatteq sp, r0, r5, r3 │ │ │ │ │ andle r1, r0, fp, asr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r3, [sp, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0181ccb0 │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq fp, [sp], r0 │ │ │ │ │ + adceq fp, sp, r0, ror #26 │ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #12 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ rscseq r8, r9, r8, asr pc │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ sbceq r3, r2, r0, ror #9 │ │ │ │ │ @@ -2352238,17 +2352010,17 @@ │ │ │ │ │ tsteq sp, r0, asr #12 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r0, r8, asr r0 │ │ │ │ │ tsteq sp, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181cc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3690 │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ smlabteq pc, r8, r6, r4 @ │ │ │ │ │ smlabbeq sp, r0, r6, r3 │ │ │ │ │ @@ -2352260,19 +2352032,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r6, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r6, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d36b8 │ │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ │ - orreq ip, r1, r8, asr #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r6, r3 │ │ │ │ │ + @ instruction: 0x010d36b8 │ │ │ │ │ + orreq ip, r1, r0, ror #25 │ │ │ │ │ + tsteq sp, r8, lsl r7 │ │ │ │ │ + mulle r2, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r6, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ ldrdeq r3, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2352280,25 +2352052,25 @@ │ │ │ │ │ smlabbeq sp, r0, r4, r3 │ │ │ │ │ cmpeq r6, r0, ror r1 │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #14 │ │ │ │ │ - tsteq sp, r8, lsl r7 │ │ │ │ │ - mulle r2, r8, pc @ │ │ │ │ │ + tsteq sp, r0, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr r7 │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ - @ instruction: 0x010d37b8 │ │ │ │ │ + tsteq sp, r0, lsr #14 │ │ │ │ │ andle r0, r0, fp, lsl #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq ip, [r1, r8] │ │ │ │ │ tsteq sp, r0, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r4, r0, ror #13 │ │ │ │ │ tsteq r2, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2352326,17 +2352098,17 @@ │ │ │ │ │ smlatbeq sp, r8, r7, r3 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r0, [fp], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d37b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, ror #25 │ │ │ │ │ smlabteq sp, r8, r7, r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ │ tsteq sp, r8, asr r7 │ │ │ │ │ rscseq r7, r9, r8, asr r0 │ │ │ │ │ smlatteq sp, r0, r7, r3 │ │ │ │ │ @@ -2352370,35 +2352142,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, r8, r3 │ │ │ │ │ + smlabbeq sp, r8, r8, r3 │ │ │ │ │ tsteq sp, r0, ror r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq fp, [r5], r0 │ │ │ │ │ tsteq sp, r0, lsr r8 │ │ │ │ │ - smlatbeq sp, r0, r8, r3 │ │ │ │ │ - orreq ip, r1, r0, lsl sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r8, r8, r3 │ │ │ │ │ + smlabbeq sp, r0, r8, r3 │ │ │ │ │ + orreq ip, r1, r0, asr #26 │ │ │ │ │ + smlatbeq sp, r8, r8, r3 │ │ │ │ │ + andle r0, r2, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d38b0 │ │ │ │ │ - smlatbeq sp, r8, r8, r3 │ │ │ │ │ - andle r0, r2, r0, asr #26 │ │ │ │ │ - tsteq sp, r0, lsr r9 │ │ │ │ │ - andle r0, r0, pc, asr #4 │ │ │ │ │ + smlatbeq sp, r0, r8, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ │ + @ instruction: 0x010d38b0 │ │ │ │ │ + andle r0, r0, pc, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, asr sp │ │ │ │ │ smlabteq sp, r0, r8, r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ ldrdeq r3, [sp, -r0] │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ ldrdeq r3, [sp, -r8] │ │ │ │ │ @@ -2352420,17 +2352192,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #18 │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011258d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #18 │ │ │ │ │ tsteq sp, r8, asr r9 │ │ │ │ │ @@ -2352438,19 +2352210,19 @@ │ │ │ │ │ tsteq sp, r0, lsl #12 │ │ │ │ │ sbceq sp, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, r9, r3 │ │ │ │ │ - smlabteq sp, r8, r9, r3 │ │ │ │ │ - orreq ip, r1, r0, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r9, r3 │ │ │ │ │ + smlabbeq sp, r0, r9, r3 │ │ │ │ │ + @ instruction: 0x0181cdb8 │ │ │ │ │ + smlatteq sp, r0, r9, r3 │ │ │ │ │ + andle r1, r2, r3, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r9, r3 │ │ │ │ │ smlatbeq sp, r0, r9, r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2352458,33 +2352230,33 @@ │ │ │ │ │ smlatteq sp, r8, r8, r3 │ │ │ │ │ rscseq r0, fp, r8, ror #3 │ │ │ │ │ @ instruction: 0x010d39b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011258f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r8, r9, r3 │ │ │ │ │ - smlatteq sp, r0, r9, r3 │ │ │ │ │ - andle r1, r2, r3, lsr #23 │ │ │ │ │ + smlabteq sp, r8, r9, r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r3, [sp, -r0] │ │ │ │ │ ldrdeq r3, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl sl │ │ │ │ │ - tsteq sp, r8, lsl #20 │ │ │ │ │ + smlatteq sp, r8, r9, r3 │ │ │ │ │ andle r0, r0, pc, ror #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r3, [sp, -r0] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdeq ip, [r1, r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181cdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2352494,15 +2352266,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r6, r8, lsl pc │ │ │ │ │ tsteq sp, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, sl, r3 │ │ │ │ │ + tsteq sp, r0, lsr ip │ │ │ │ │ tsteq sp, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01164590 │ │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ │ smlatbeq sp, r8, r9, r3 │ │ │ │ │ @ instruction: 0x010dd7b0 │ │ │ │ │ @ instruction: 0x010d3a90 │ │ │ │ │ @@ -2352523,22 +2352295,22 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x010d3ab8 │ │ │ │ │ tsteq r5, r8, lsl #25 │ │ │ │ │ smlabteq sp, r0, sl, r3 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ - tsteq sp, r8, ror #24 │ │ │ │ │ - orreq ip, r1, r8, ror #27 │ │ │ │ │ + smlatteq sp, r0, sl, r3 │ │ │ │ │ + orreq ip, r1, r0, ror #28 │ │ │ │ │ ldrdeq r3, [sp, -r8] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r1, r0, ror #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr ip │ │ │ │ │ + tsteq sp, r0, ror ip │ │ │ │ │ + andle r6, sl, r3, lsl #16 │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ tsteq sp, r8, ror #20 │ │ │ │ │ sbceq r9, r0, r0, asr r8 │ │ │ │ │ tsteq sp, r8, lsl #22 │ │ │ │ │ @@ -2352556,15 +2352328,15 @@ │ │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sp, r0, asr fp │ │ │ │ │ tsteq sp, r0, asr #22 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq sp, r8, asr fp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq sp, r0, lsl ip │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ @@ -2352626,29 +2352398,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #24 │ │ │ │ │ tsteq sp, r8, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror ip │ │ │ │ │ - tsteq sp, r0, ror ip │ │ │ │ │ - andle r6, sl, r3, lsl #16 │ │ │ │ │ - @ instruction: 0x010d3c98 │ │ │ │ │ - ldrdle r0, [r0], -lr │ │ │ │ │ + tsteq sp, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, ip, r3 │ │ │ │ │ + tsteq sp, r8, ror ip │ │ │ │ │ + ldrdle r0, [r0], -lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, ip, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d3c98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3cb8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r0, ror #28 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2352661,56 +2352433,56 @@ │ │ │ │ │ ldrdeq r3, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, ip, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r8, lr, r0, asr #1 │ │ │ │ │ + umlaleq r8, lr, r0, r0 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #26 │ │ │ │ │ + tsteq sp, r8, lsr sp │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ - tsteq sp, r0, ror #26 │ │ │ │ │ - stlexeq ip, r0, [r1] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr sp │ │ │ │ │ + tsteq sp, r0, lsr #26 │ │ │ │ │ + orreq ip, r1, r8, lsr #29 │ │ │ │ │ + tsteq sp, r8, ror #26 │ │ │ │ │ + andle r6, sl, sl, ror #17 │ │ │ │ │ tsteq sp, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror sp │ │ │ │ │ + tsteq sp, r0, ror #26 │ │ │ │ │ tsteq ip, r8, asr r9 │ │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror sp │ │ │ │ │ - tsteq sp, r8, ror #26 │ │ │ │ │ - andle r6, sl, sl, ror #17 │ │ │ │ │ - @ instruction: 0x010d3d90 │ │ │ │ │ - andle r0, r0, lr, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ + tsteq sp, r0, ror sp │ │ │ │ │ + andle r0, r0, lr, ror #15 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, sp, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, sp, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d3d90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3d98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sp, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, sp, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, sp, r3 │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ @@ -2352722,21 +2352494,21 @@ │ │ │ │ │ ldrdeq r3, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011284b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, sp, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror pc │ │ │ │ │ + smlabbeq sp, r0, pc, r3 @ │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118e3f8 │ │ │ │ │ @ instruction: 0x011284d0 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ - strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ + ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsl lr │ │ │ │ │ @ instruction: 0x011284d0 │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, lsr #28 │ │ │ │ │ @@ -2352770,15 +2352542,15 @@ │ │ │ │ │ @ instruction: 0x010d3e90 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ @ instruction: 0x010d3e98 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ smlatbeq sp, r8, lr, r3 │ │ │ │ │ - strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ + ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ @ instruction: 0x010d3eb0 │ │ │ │ │ @ instruction: 0x010d3eb8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ smlabteq sp, r0, lr, r3 │ │ │ │ │ teqeq r0, r8, lsl r4 │ │ │ │ │ smlabteq sp, r8, lr, r3 │ │ │ │ │ @@ -2352821,42 +2352593,42 @@ │ │ │ │ │ sbceq r6, r1, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #7 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x010d3f98 │ │ │ │ │ - orreq ip, r1, r0, asr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, pc, r3 @ │ │ │ │ │ + tsteq sp, r8, ror pc │ │ │ │ │ + orreq ip, r1, r8, ror #30 │ │ │ │ │ + @ instruction: 0x010d3fb0 │ │ │ │ │ + andle r7, sl, sp, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, pc, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d3f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d3fb8 │ │ │ │ │ - @ instruction: 0x010d3fb0 │ │ │ │ │ - andle r7, sl, sp, lsl r8 │ │ │ │ │ + @ instruction: 0x010d3f98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r0, pc, r3 @ │ │ │ │ │ @ instruction: 0x010d3a98 │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e3ab8 │ │ │ │ │ - ldrdeq r3, [sp, -r8] │ │ │ │ │ + @ instruction: 0x010d3fb8 │ │ │ │ │ strdle r0, [r0], -fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, pc, r3 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, pc, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r3, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, pc, r3 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - orreq ip, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, pc, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2352864,79 +2352636,79 @@ │ │ │ │ │ adceq r8, ip, r0, lsl #23 │ │ │ │ │ mrseq r5, (UNDEF: 13) │ │ │ │ │ adceq sl, pc, r0, ror #11 │ │ │ │ │ cmpeq r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #32 │ │ │ │ │ - tsteq sp, r8, asr #32 │ │ │ │ │ - strexeq ip, r8, [r1] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ + tsteq sp, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x0181cfb0 │ │ │ │ │ + tsteq sp, r0, ror r0 │ │ │ │ │ + andle r7, r4, sl, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror r0 │ │ │ │ │ - tsteq sp, r0, ror r0 │ │ │ │ │ - andle r7, r4, sl, ror r1 │ │ │ │ │ + tsteq sp, r8, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, r0, r4 │ │ │ │ │ qaddeq r4, r8, sp │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r0, ror #4 │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, pc, r8, asr fp @ │ │ │ │ │ + adceq r7, pc, r8, lsr ip @ │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ - swpeq r4, r8, [sp] │ │ │ │ │ + tsteq sp, r8, ror r0 │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + orreq ip, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq r4, r0, [sp] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + swpeq r4, r8, [sp] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r0, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181cfb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsl #2 │ │ │ │ │ - orreq ip, r1, r0, ror #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [sp, -r0] │ │ │ │ │ + ldrdeq r4, [sp, -r8] │ │ │ │ │ + eoreq sp, r1, #8 │ │ │ │ │ + tsteq sp, r0, lsl r1 │ │ │ │ │ + andle r7, r4, sl, ror r1 │ │ │ │ │ smlatteq sp, r8, r0, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, lsr #17 │ │ │ │ │ tsteq r2, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq r4, (UNDEF: 29) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl r1 │ │ │ │ │ - tsteq sp, r0, lsl r1 │ │ │ │ │ - andle r7, r4, sl, ror r1 │ │ │ │ │ - smlatbeq sp, r8, r1, r4 │ │ │ │ │ - ldrdle r0, [r0], -r7 │ │ │ │ │ + tsteq sp, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #2 │ │ │ │ │ + tsteq sp, r8, lsl r1 │ │ │ │ │ + ldrdle r0, [r0], -r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ smlatbeq ip, r8, lr, r5 │ │ │ │ │ tsteq sp, r0, asr #2 │ │ │ │ │ @@ -2352946,15 +2352718,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c5998 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ rscseq r8, r9, r8, asr pc │ │ │ │ │ tsteq r5, r0, ror #21 │ │ │ │ │ sbceq r1, r2, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [sp, -r0] │ │ │ │ │ + smlatbeq sp, r8, r1, r4 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ rscseq r8, r9, r8, asr pc │ │ │ │ │ @ instruction: 0x011513d0 │ │ │ │ │ sbceq r1, r2, r8, lsr #1 │ │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ │ smlabteq ip, r0, lr, r5 │ │ │ │ │ smlabbeq sp, r8, r1, r4 │ │ │ │ │ @@ -2352963,16 +2352735,16 @@ │ │ │ │ │ sbceq sp, r1, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c5998 │ │ │ │ │ smlatbeq sp, r0, r1, r4 │ │ │ │ │ rscseq r8, r9, r8, asr pc │ │ │ │ │ tsteq r5, r0, lsl #14 │ │ │ │ │ sbceq ip, r2, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r4, [sp, -r0] │ │ │ │ │ @ instruction: 0x010d41b8 │ │ │ │ │ rscseq r8, r9, r8, asr pc │ │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ │ rscseq r8, sl, r8, asr #16 │ │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ │ cmpeq r0, r8, asr #12 │ │ │ │ │ ldrdeq r4, [sp, -r0] │ │ │ │ │ @@ -2353016,45 +2352788,45 @@ │ │ │ │ │ tsteq sp, r8, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r9, r0, asr #27 │ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d4298 │ │ │ │ │ + smlatbeq sp, r0, r2, r4 │ │ │ │ │ smlabbeq sp, r8, r2, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128590 │ │ │ │ │ - @ instruction: 0x010d42b8 │ │ │ │ │ - eoreq sp, r1, #56 @ 0x38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r0, r2, r4 │ │ │ │ │ + @ instruction: 0x010d4298 │ │ │ │ │ + eoreq sp, r1, #80 @ 0x50 │ │ │ │ │ + smlabteq sp, r0, r2, r4 │ │ │ │ │ + andle r8, r0, pc, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r2, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d42b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d42b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r4, [sp, -r8] │ │ │ │ │ ldrdeq r4, [sp, -r0] │ │ │ │ │ - smlabteq sp, r0, r2, r4 │ │ │ │ │ - andle r8, r0, pc, asr #16 │ │ │ │ │ - strdeq r4, [sp, -r0] │ │ │ │ │ andle r0, r0, r1, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [sp, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r2, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r2, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r4, [sp, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #80 @ 0x50 │ │ │ │ │ mrseq r4, SP_mon │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ sbcseq r8, r4, r0, asr #8 │ │ │ │ │ tsteq sp, r8, lsl r3 │ │ │ │ │ @@ -2353078,51 +2352850,51 @@ │ │ │ │ │ tsteq sp, r0, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl #28 │ │ │ │ │ @ instruction: 0x011285d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d43b0 │ │ │ │ │ + @ instruction: 0x010d43b8 │ │ │ │ │ @ instruction: 0x010d4390 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ ldrdeq r8, [ip, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ adcseq sp, r0, r8, lsl #19 │ │ │ │ │ tsteq r2, r8, ror #12 │ │ │ │ │ smlabbeq sp, r0, r3, r4 │ │ │ │ │ tsteq ip, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ - ldrdeq r4, [sp, -r0] │ │ │ │ │ - eoreq sp, r1, #128 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d43b8 │ │ │ │ │ + @ instruction: 0x010d43b0 │ │ │ │ │ + eoreq sp, r1, #152 @ 0x98 │ │ │ │ │ + ldrdeq r4, [sp, -r8] │ │ │ │ │ + andle r1, r2, r4, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r3, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r3, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, r3, r4 │ │ │ │ │ - ldrdeq r4, [sp, -r8] │ │ │ │ │ - andle r1, r2, r4, lsl #2 │ │ │ │ │ - tsteq sp, r0, lsl #8 │ │ │ │ │ - andle r0, r0, r6, asr #32 │ │ │ │ │ + ldrdeq r4, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r3, r4 │ │ │ │ │ + smlatteq sp, r0, r3, r4 │ │ │ │ │ + andle r0, r0, r6, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [pc], r8 │ │ │ │ │ @@ -2353156,51 +2352928,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r4, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [sp, -r8] │ │ │ │ │ + smlatteq sp, r0, r4, r4 │ │ │ │ │ @ instruction: 0x010d44b8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq lr, [r4], r8 │ │ │ │ │ @ instruction: 0x010d4490 │ │ │ │ │ smlabteq sp, r8, r4, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011286b0 │ │ │ │ │ - tsteq sp, r8, lsl #10 │ │ │ │ │ - eoreq sp, r1, #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, r4, r4 │ │ │ │ │ + ldrdeq r4, [sp, -r8] │ │ │ │ │ + eoreq sp, r1, #224 @ 0xe0 │ │ │ │ │ + tsteq sp, r0, lsl r5 │ │ │ │ │ + andle r1, r2, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r4, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ │ @ instruction: 0x010d4398 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl r5 │ │ │ │ │ - tsteq sp, r0, lsl r5 │ │ │ │ │ - andle r1, r2, r0, asr #8 │ │ │ │ │ - tsteq sp, r8, lsr r5 │ │ │ │ │ - andle r0, r0, r3, asr #1 │ │ │ │ │ + tsteq sp, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #10 │ │ │ │ │ + tsteq sp, r8, lsl r5 │ │ │ │ │ + andle r0, r0, r3, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #224 @ 0xe0 │ │ │ │ │ tsteq sp, r8, asr #10 │ │ │ │ │ rscseq r8, r9, r8, ror r3 │ │ │ │ │ tsteq sp, r0, asr r5 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r8, r9, r8, r1 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ @@ -2353209,78 +2352981,78 @@ │ │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r5, r4 │ │ │ │ │ smlabbeq sp, r0, r5, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq r7, lr, r0, r0 │ │ │ │ │ + adceq r7, lr, r0, rrx │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d4590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r5, r4 │ │ │ │ │ smlatbeq sp, r0, r5, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl fp │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d45b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [sp, -r0] │ │ │ │ │ + strdeq r4, [sp, -r8] │ │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrdeq r4, [sp, -r0] │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ strdeq r0, [sp], r0 @ │ │ │ │ │ teqeq r0, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, ror #23 │ │ │ │ │ smlatteq sp, r0, r5, r4 │ │ │ │ │ smlabteq sp, r0, r5, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r6, r0, r8, r7 │ │ │ │ │ - tsteq sp, r0, asr #12 │ │ │ │ │ - eoreq sp, r1, #16, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [sp, -r8] │ │ │ │ │ + strdeq r4, [sp, -r0] │ │ │ │ │ + eoreq sp, r1, #40, 2 │ │ │ │ │ + tsteq sp, r8, asr #12 │ │ │ │ │ + ldrdle ip, [r0], -ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr r6 │ │ │ │ │ + tsteq sp, r0, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr #2 │ │ │ │ │ tsteq sp, r8, lsr #12 │ │ │ │ │ tsteq sp, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [fp], #160 @ 0xa0 │ │ │ │ │ tsteq sp, r8, lsr r6 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #12 │ │ │ │ │ - tsteq sp, r8, asr #12 │ │ │ │ │ - ldrdle ip, [r0], -ip @ │ │ │ │ │ - tsteq sp, r8, ror r6 │ │ │ │ │ - andle r0, r0, r5, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #12 │ │ │ │ │ + tsteq sp, r0, asr r6 │ │ │ │ │ + andle r0, r0, r5, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #64, 2 │ │ │ │ │ umlaleq r8, sp, r8, r7 │ │ │ │ │ teqeq r0, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r6, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r6, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r6, r4 │ │ │ │ │ @ instruction: 0x010d4698 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ smlatbeq sp, r0, r6, r4 │ │ │ │ │ @@ -2353302,43 +2353074,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c5998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r6, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ │ - tsteq sp, r0, lsr #14 │ │ │ │ │ - eoreq sp, r1, #88, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #14 │ │ │ │ │ + tsteq sp, r0, lsl #14 │ │ │ │ │ + eoreq sp, r1, #112, 2 │ │ │ │ │ + tsteq sp, r8, lsr #14 │ │ │ │ │ + andle ip, r0, r5, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr r7 │ │ │ │ │ - tsteq sp, r8, lsr #14 │ │ │ │ │ - andle ip, r0, r5, lsr r5 │ │ │ │ │ - tsteq sp, r0, ror #14 │ │ │ │ │ - mulle r0, r5, r1 │ │ │ │ │ + tsteq sp, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ + tsteq sp, r0, lsr r7 │ │ │ │ │ + mulle r0, r5, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r7 │ │ │ │ │ tsteq sp, r0, asr r7 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r7, r4 │ │ │ │ │ smlabbeq sp, r0, r7, r4 │ │ │ │ │ strheq r6, [r3], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ @ instruction: 0x010d4790 │ │ │ │ │ @@ -2353372,19 +2353144,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl r8 │ │ │ │ │ - tsteq sp, r0, ror r9 │ │ │ │ │ - eoreq sp, r1, #160, 2 @ 0x28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #16 │ │ │ │ │ + tsteq sp, r8, lsl r8 │ │ │ │ │ + eoreq sp, r1, #184, 2 @ 0x2e │ │ │ │ │ + tsteq sp, r8, ror r9 │ │ │ │ │ + andle r0, ip, lr, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #18 │ │ │ │ │ tsteq sp, r8, lsr r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r8, [r6], r8 │ │ │ │ │ @@ -2353444,15 +2353216,15 @@ │ │ │ │ │ strdeq r4, [sp, -r8] │ │ │ │ │ tsteq sp, r8, asr r8 │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r8, lsr #30 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, r9, r4 │ │ │ │ │ + tsteq sp, r0, ror r9 │ │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ umlalseq r4, r1, r8, r1 │ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sp, r0, lsr r9 │ │ │ │ │ @@ -2353461,152 +2353233,152 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sp, r0, asr #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ sbceq lr, r2, r8, ror #23 │ │ │ │ │ - tsteq sp, r8, ror r9 │ │ │ │ │ - andle r0, ip, lr, lsr #22 │ │ │ │ │ - smlatbeq sp, r8, r9, r4 │ │ │ │ │ - andle r0, r0, pc, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r9, r4 │ │ │ │ │ + smlabbeq sp, r0, r9, r4 │ │ │ │ │ + andle r0, r0, pc, lsr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d4998 │ │ │ │ │ adcseq lr, lr, r8, lsl r9 │ │ │ │ │ @ instruction: 0x01406990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r9, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r8, r9, r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d49b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d49b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r9, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r9, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #20 │ │ │ │ │ + tsteq sp, r0, lsl sl │ │ │ │ │ strdeq r4, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f4cb0 │ │ │ │ │ smlatteq sp, r8, r9, r4 │ │ │ │ │ strdeq r4, [r4], r8 │ │ │ │ │ ldrsbteq r6, [r1], r8 │ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ │ - eoreq sp, r1, #232, 2 @ 0x3a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl sl │ │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ │ + eoreq sp, r1, #0, 4 │ │ │ │ │ + tsteq sp, r8, asr #20 │ │ │ │ │ + andle r7, r4, sl, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr sl │ │ │ │ │ - tsteq sp, r8, asr #20 │ │ │ │ │ - andle r7, r4, sl, ror r1 │ │ │ │ │ + tsteq sp, r8, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr sl │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ tsteq sp, r0, asr #20 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ - tsteq sp, r0, ror sl │ │ │ │ │ + tsteq sp, r0, asr sl │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, sl, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, sl, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d4a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d4a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sl, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d4ab0 │ │ │ │ │ - ldrdeq r4, [sp, -r0] │ │ │ │ │ - eoreq sp, r1, #48, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d4ab8 │ │ │ │ │ + @ instruction: 0x010d4ab0 │ │ │ │ │ + eoreq sp, r1, #72, 4 @ 0x80000004 │ │ │ │ │ + smlatteq sp, r8, sl, r4 │ │ │ │ │ + andle r7, r4, sl, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, sl, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, sl, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [sp, -r0] │ │ │ │ │ - smlatteq sp, r8, sl, r4 │ │ │ │ │ - andle r7, r4, sl, ror r1 │ │ │ │ │ + ldrdeq r4, [sp, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsl #22 │ │ │ │ │ smlatteq sp, r0, sl, r4 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ - tsteq sp, r0, lsr #22 │ │ │ │ │ + strdeq r4, [sp, -r0] │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #96, 4 │ │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, ip, r8, lsl #16 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #22 │ │ │ │ │ - @ instruction: 0x010d4b90 │ │ │ │ │ - eoreq sp, r1, #120, 4 @ 0x80000007 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ + tsteq sp, r0, ror #22 │ │ │ │ │ + eoreq sp, r1, #144, 4 │ │ │ │ │ + smlabbeq sp, r8, sp, r4 │ │ │ │ │ + andle r2, r4, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, fp, r4 │ │ │ │ │ smlabbeq sp, r0, fp, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, ror #3 │ │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d4d90 │ │ │ │ │ - smlabbeq sp, r8, sp, r4 │ │ │ │ │ - andle r2, r4, r8, lsl r7 │ │ │ │ │ + @ instruction: 0x010d4b90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d4d98 │ │ │ │ │ smlatbeq sp, r0, fp, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r7, r8, asr #25 │ │ │ │ │ @ instruction: 0x011287b8 │ │ │ │ │ tsteq sp, r8, asr #8 │ │ │ │ │ sbceq sl, r0, r8, lsr #11 │ │ │ │ │ @ instruction: 0x010d4bb8 │ │ │ │ │ @@ -2353723,26 +2353495,26 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r5, r8, lsl #7 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x010d4db0 │ │ │ │ │ + @ instruction: 0x010d4d90 │ │ │ │ │ andle r0, r0, r5, lsr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d4d98 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sp, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, sp, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d4db0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #144, 4 │ │ │ │ │ smlabteq sp, r0, sp, r4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq sp, r1, r8, r8 │ │ │ │ │ @ instruction: 0x0114ff98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq sp, r0, fp, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2353826,49 +2353598,49 @@ │ │ │ │ │ smlabteq sp, r0, lr, r4 │ │ │ │ │ smulleq fp, r1, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #30 │ │ │ │ │ + tsteq sp, r8, asr #30 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r9, [r5], r0 │ │ │ │ │ @ instruction: 0x011287d0 │ │ │ │ │ - tsteq sp, r0, ror #30 │ │ │ │ │ - eoreq sp, r1, #192, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr #30 │ │ │ │ │ + tsteq sp, r0, asr #30 │ │ │ │ │ + eoreq sp, r1, #216, 4 @ 0x8000000d │ │ │ │ │ + tsteq sp, r8, ror #30 │ │ │ │ │ + mulle r2, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, pc, r4 @ │ │ │ │ │ tsteq sp, r8, ror pc │ │ │ │ │ - tsteq sp, r8, ror #30 │ │ │ │ │ - mulle r2, r0, pc @ │ │ │ │ │ - smlatbeq sp, r8, pc, r4 @ │ │ │ │ │ andle r0, r0, r3, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, pc, r4 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, pc, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, pc, r4 @ │ │ │ │ │ @ instruction: 0x010d4f98 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r6, r8, lsr #17 │ │ │ │ │ tsteq sp, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r8, pc, r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, pc, r4 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #216, 4 @ 0x8000000d │ │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq sp, r0, pc, r4 @ │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ ldrdeq r4, [sp, -r0] │ │ │ │ │ @@ -2353884,15 +2353656,15 @@ │ │ │ │ │ strdeq r4, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ mrseq r6, (UNDEF: 13) │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, asr pc │ │ │ │ │ + sbceq r7, r2, r0, lsr pc │ │ │ │ │ smlatteq r8, sp, r2, r0 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, ror r1 @ │ │ │ │ │ smlabbeq r8, r1, r8, ip │ │ │ │ │ @@ -2353902,15 +2353674,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r1, r8, ror r8 │ │ │ │ │ ldrdeq ip, [r8, -r5] │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ smlatbeq r7, sp, ip, fp │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r0, lsr #22 │ │ │ │ │ smlabteq r8, sp, r9, r1 │ │ │ │ │ @@ -2354080,15 +2353852,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #1 │ │ │ │ │ tsteq r8, r5, asr #10 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2354170,15 +2353942,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ smlabteq lr, r8, r3, r1 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ strheq r3, [fp], #64 @ 0x40 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ strdeq pc, [r7, -sp] │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2354206,15 +2353978,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r1, [r2], #192 @ 0xc0 │ │ │ │ │ ldrdeq fp, [r7, -r5] │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r0, lsl ip │ │ │ │ │ + sbceq r8, r2, r8, ror #23 │ │ │ │ │ @ instruction: 0x0107d99d │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2354248,15 +2354020,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq fp, pc, r0, r9 @ │ │ │ │ │ smlabteq r9, r9, r3, r0 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x0107cf95 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq sp, r2, r0, r4 │ │ │ │ │ smlabteq r8, r1, r1, sp │ │ │ │ │ @@ -2354554,15 +2354326,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r8, lsl #5 │ │ │ │ │ smlabbeq r8, sp, r3, r7 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, asr #23 │ │ │ │ │ + smulleq r7, r2, r8, fp │ │ │ │ │ tsteq r9, r1, lsl r3 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2354602,33 +2354374,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r8 │ │ │ │ │ smlabbeq r8, sp, sl, ip │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, lsr #2 │ │ │ │ │ + strdeq r2, [r0], #8 │ │ │ │ │ tsteq r8, r9, lsl #20 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, lsr #1 │ │ │ │ │ + sbceq r2, r0, r0, lsl #1 │ │ │ │ │ tsteq r8, r1, asr #4 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r8, ror #3 │ │ │ │ │ + sbceq sp, r0, r0, asr #3 │ │ │ │ │ smlabteq r3, sp, r4, r2 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, lsr sl │ │ │ │ │ + adcseq sl, ip, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01031dbd │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, ror #4 │ │ │ │ │ smlabteq r3, r9, r5, r1 │ │ │ │ │ @@ -2354638,33 +2354410,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r8, lsr r7 │ │ │ │ │ smlabbeq r7, r1, r2, ip │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r1, r8, lsr #6 │ │ │ │ │ + sbceq r4, r1, r0, lsl #6 │ │ │ │ │ smlabteq r3, sp, r9, r0 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, lsl #10 │ │ │ │ │ + adcseq r9, sl, r0, asr #8 │ │ │ │ │ tsteq r3, r9, lsl #18 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r8, [r2], #240 @ 0xf0 │ │ │ │ │ strdeq r2, [r3, -r9] │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq sl, [pc], r8 │ │ │ │ │ smlabteq r3, r1, r1, r4 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r8, asr r5 @ │ │ │ │ │ tsteq r3, sp, lsl r5 │ │ │ │ │ @@ -2354680,33 +2354452,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq sp, r0, r8, r1 │ │ │ │ │ tsteq r3, sp, lsl #30 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r0, ror #29 │ │ │ │ │ + umlalseq sl, pc, r0, lr @ │ │ │ │ │ smlabteq r3, r9, r6, r0 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r0, [r1], #160 @ 0xa0 │ │ │ │ │ tsteq r3, sp, asr #14 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, asr r5 │ │ │ │ │ + sbceq r2, r2, r0, lsr r5 │ │ │ │ │ @ instruction: 0x01030595 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r0, lsr #12 │ │ │ │ │ + sbceq r8, r2, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0102d6b9 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq sl, [pc], r0 │ │ │ │ │ tsteq r3, r9, asr #32 │ │ │ │ │ @@ -2354812,15 +2354584,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, asr #17 │ │ │ │ │ ldrdeq r1, [r3, -r9] │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq pc, [pc], r0 @ │ │ │ │ │ + adcseq pc, pc, r8, lsr #31 │ │ │ │ │ tsteq r3, sp, asr #10 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2354872,15 +2354644,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r0, ror #19 │ │ │ │ │ @ instruction: 0x010334b1 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r9, [fp], r0 │ │ │ │ │ + adcseq r9, fp, r8, asr sl │ │ │ │ │ smlabbeq r3, r1, sl, r5 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2354904,15 +2354676,15 @@ │ │ │ │ │ tsteq r7, r1, ror r3 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ... │ │ │ │ │ adcseq r8, r2, r0, lsl #23 │ │ │ │ │ mrseq r7, (UNDEF: 13) │ │ │ │ │ smlatbeq sp, r8, fp, r4 │ │ │ │ │ - sbceq r5, r0, r0, asr #18 │ │ │ │ │ + strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ tsteq sp, r8, lsr #32 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ @@ -2354944,15 +2354716,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ smlatbeq sp, r0, r0, r6 │ │ │ │ │ smlatbeq sp, r8, r0, r6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ strheq r6, [sp, -r0] │ │ │ │ │ - sbceq r5, r0, r0, asr #18 │ │ │ │ │ + strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ strheq r6, [sp, -r8] │ │ │ │ │ smlabteq sp, r0, r0, r6 │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ smlabteq sp, r8, r0, r6 │ │ │ │ │ cmpeq r0, r8, ror #28 │ │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ │ @@ -2355014,35 +2354786,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d61b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r1, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, r1, r6 │ │ │ │ │ + smlatteq sp, r8, r1, r6 │ │ │ │ │ smlabbeq sp, r8, r0, r6 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ - mrseq r6, SP_fiq │ │ │ │ │ - eoreq sp, r1, #8, 6 @ 0x20000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r8, r1, r6 │ │ │ │ │ + smlatteq sp, r0, r1, r6 │ │ │ │ │ + eoreq sp, r1, #32, 6 @ 0x80000000 │ │ │ │ │ + tsteq sp, r8, lsl #4 │ │ │ │ │ + mulle r4, r6, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl r2 │ │ │ │ │ - tsteq sp, r8, lsl #4 │ │ │ │ │ - mulle r4, r6, ip │ │ │ │ │ - smlatteq sp, r8, r2, r6 │ │ │ │ │ - andle r0, r0, r7, ror #7 │ │ │ │ │ + mrseq r6, SP_fiq │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ + tsteq sp, r0, lsl r2 │ │ │ │ │ + andle r0, r0, r7, ror #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2355086,17 +2354858,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r8, r2, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r0, r2, r6 │ │ │ │ │ @ instruction: 0x011836f0 │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq sp, r8, r2, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ mrseq r6, SP_mon │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2355104,63 +2354876,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr r3 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ - smlabbeq sp, r0, r3, r6 │ │ │ │ │ - eoreq sp, r1, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq sp, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq sp, r0, asr #6 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, ror r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr r3 │ │ │ │ │ + @ instruction: 0x010d63b0 │ │ │ │ │ + ldrdle r1, [r9], -r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r3 │ │ │ │ │ strdeq r4, [sp, -r0] │ │ │ │ │ smlatteq sp, r8, r4, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d63b8 │ │ │ │ │ - @ instruction: 0x010d63b0 │ │ │ │ │ - ldrdle r1, [r9], -r0 │ │ │ │ │ + smlabbeq sp, r0, r3, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r6, [sp, -r0] │ │ │ │ │ smlatbeq sp, r8, r3, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010d6398 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ smlatbeq sp, r0, r3, r6 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, ror r3 │ │ │ │ │ ldrhteq pc, [r9], r0 @ │ │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ │ - smlatteq sp, r8, r3, r6 │ │ │ │ │ + @ instruction: 0x010d63b8 │ │ │ │ │ andle r0, r0, r9, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r6, [sp, -r0] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #128, 6 │ │ │ │ │ smlabteq sp, r8, r3, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, pc, r0, lsl #14 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r3, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq sp, r8, r3, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #10 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ @@ -2355236,15 +2355008,15 @@ │ │ │ │ │ tsteq sp, r8, lsl #10 │ │ │ │ │ smlatbeq sp, r0, r4, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d6598 │ │ │ │ │ + smlatbeq sp, r0, r5, r6 │ │ │ │ │ tsteq sp, r8, asr #10 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r0, lsl r8 │ │ │ │ │ tsteq sp, r0, lsl r5 │ │ │ │ │ tsteq sp, r8, asr r5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sp, r0, asr #10 │ │ │ │ │ @@ -2355257,18 +2355029,18 @@ │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ tsteq sp, r0, asr r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlabbeq sp, r8, r5, r6 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ sbceq fp, r1, r8, lsl #30 │ │ │ │ │ - strdeq r6, [sp, -r8] │ │ │ │ │ - eoreq sp, r1, #152, 6 @ 0x60000002 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r0, r5, r6 │ │ │ │ │ + @ instruction: 0x010d6598 │ │ │ │ │ + eoreq sp, r1, #176, 6 @ 0xc0000002 │ │ │ │ │ + tsteq sp, r0, lsl #12 │ │ │ │ │ + andle r8, r4, r7, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d65b8 │ │ │ │ │ @ instruction: 0x010d65b0 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r8, r9, r8, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2355282,33 +2355054,33 @@ │ │ │ │ │ smlatteq sp, r0, r5, r6 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ @ instruction: 0x0110e2d0 │ │ │ │ │ sbcseq sl, r4, r8, lsl #5 │ │ │ │ │ adcseq r5, sl, r0, lsl #12 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #12 │ │ │ │ │ - tsteq sp, r0, lsl #12 │ │ │ │ │ - andle r8, r4, r7, lsl r3 │ │ │ │ │ - tsteq sp, r8, lsr r6 │ │ │ │ │ - ldrdle r0, [r0], -lr │ │ │ │ │ + strdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ + tsteq sp, r8, lsl #12 │ │ │ │ │ + ldrdle r0, [r0], -lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #12 │ │ │ │ │ + tsteq sp, r8, lsr r6 │ │ │ │ │ tsteq sp, r0, lsr r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #176, 6 @ 0xc0000002 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2355362,73 +2355134,73 @@ │ │ │ │ │ tsteq sp, r0, lsr #14 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #14 │ │ │ │ │ - tsteq sp, r0, ror r7 │ │ │ │ │ - eoreq sp, r1, #224, 6 @ 0x80000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r7 │ │ │ │ │ + tsteq sp, r0, asr #14 │ │ │ │ │ + eoreq sp, r1, #248, 6 @ 0xe0000003 │ │ │ │ │ + tsteq sp, r8, ror r7 │ │ │ │ │ + @ instruction: 0xd0092db0 │ │ │ │ │ tsteq sp, r0, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0114dad8 │ │ │ │ │ @ instruction: 0x011288f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r8, r7, r6 │ │ │ │ │ smlatbeq sp, r0, r7, r6 │ │ │ │ │ - tsteq sp, r8, ror r7 │ │ │ │ │ - @ instruction: 0xd0092db0 │ │ │ │ │ - ldrdeq r6, [sp, -r8] │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ smlabbeq sp, r8, r7, r6 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ @ instruction: 0x011e91b8 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ @ instruction: 0x010d6798 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ │ sbcseq sl, r4, r8, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r8, r7, r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r7, r6 │ │ │ │ │ @ instruction: 0x010d67b8 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ smlabteq sp, r0, r7, r6 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r6, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r7, r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r7, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl r8 │ │ │ │ │ - tsteq sp, r8, ror r8 │ │ │ │ │ - eoreq sp, r1, #40, 8 @ 0x28000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #16 │ │ │ │ │ + tsteq sp, r8, lsl r8 │ │ │ │ │ + eoreq sp, r1, #64, 8 @ 0x40000000 │ │ │ │ │ + smlabbeq sp, r0, r8, r6 │ │ │ │ │ + andle r8, r4, r7, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r8 │ │ │ │ │ tsteq sp, r8, lsr r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2355439,32 +2355211,32 @@ │ │ │ │ │ @ instruction: 0x011a29b8 │ │ │ │ │ tsteq sp, r8, asr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq sp, r8, ror #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r5, r0, r0, r3 │ │ │ │ │ + adcseq r5, r0, r0, ror #6 │ │ │ │ │ tsteq sp, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r8, r8, r6 │ │ │ │ │ - smlabbeq sp, r0, r8, r6 │ │ │ │ │ - andle r8, r4, r7, asr #1 │ │ │ │ │ - smlatbeq sp, r8, r8, r6 │ │ │ │ │ - andle r0, r0, lr, lsl r2 │ │ │ │ │ + tsteq sp, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6890 │ │ │ │ │ + smlabbeq sp, r8, r8, r6 │ │ │ │ │ + andle r0, r0, lr, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r8, r8, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d68b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d68b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ │ smlabteq sp, r8, r8, r6 │ │ │ │ │ sbcseq r4, r4, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2355472,45 +2355244,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r6, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsl r9 │ │ │ │ │ - eoreq sp, r1, #112, 8 @ 0x70000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ │ + strdeq r6, [sp, -r8] │ │ │ │ │ + eoreq sp, r1, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq sp, r0, lsr #18 │ │ │ │ │ + andle r7, sl, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #18 │ │ │ │ │ - tsteq sp, r0, lsr #18 │ │ │ │ │ - andle r7, sl, r8, lsr r5 │ │ │ │ │ - tsteq sp, r0, ror #18 │ │ │ │ │ - andle r0, r0, r3, lsl #1 │ │ │ │ │ + tsteq sp, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r9 │ │ │ │ │ + tsteq sp, r8, lsr #18 │ │ │ │ │ + andle r0, r0, r3, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r9, r6 │ │ │ │ │ tsteq sp, r8, ror r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r5, ip, r8, ror #8 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2355526,15 +2355298,15 @@ │ │ │ │ │ @ instruction: 0x010d69b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r0, r6, r0, lr │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r9, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #20 │ │ │ │ │ + tsteq sp, r8, lsr #20 │ │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r1, [r7], r8 │ │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ strheq r8, [r3], #72 @ 0x48 │ │ │ │ │ smlatteq sp, r8, r9, r6 │ │ │ │ │ @@ -2355547,27 +2355319,27 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r5, [r4], r8 │ │ │ │ │ - tsteq sp, r0, asr #20 │ │ │ │ │ - eoreq sp, r1, #184, 8 @ 0xb8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ │ + tsteq sp, r0, lsr #20 │ │ │ │ │ + eoreq sp, r1, #208, 8 @ 0xd0000000 │ │ │ │ │ + tsteq sp, r8, asr #20 │ │ │ │ │ + andle sl, r4, r6, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d6a90 │ │ │ │ │ smlabbeq sp, r8, sl, r6 │ │ │ │ │ - tsteq sp, r8, asr #20 │ │ │ │ │ - andle sl, r4, r6, asr #20 │ │ │ │ │ - smlabteq sp, r8, sl, r6 │ │ │ │ │ andle r0, r0, fp, ror fp │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq sp, r0, ror #20 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ rscseq r1, fp, r0, lsl #31 │ │ │ │ │ @@ -2355575,32 +2355347,32 @@ │ │ │ │ │ tsteq r1, r8, ror #13 │ │ │ │ │ smlabbeq sp, r0, sl, r6 │ │ │ │ │ tsteq r1, r8, ror #13 │ │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ │ tsteq r1, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d6a90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6ab0 │ │ │ │ │ smlatbeq sp, r8, sl, r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq sl, ip, r8, lsr #30 │ │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r6, [sp, -r0] │ │ │ │ │ + smlabteq sp, r8, sl, r6 │ │ │ │ │ smlabteq sp, r0, sl, r6 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #208, 8 @ 0xd0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r6, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ │ smlatteq sp, r8, sl, r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlaleq r4, ip, r8, r6 │ │ │ │ │ @@ -2355612,67 +2355384,67 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #22 │ │ │ │ │ - tsteq sp, r0, asr fp │ │ │ │ │ - eoreq sp, r1, #0, 10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ + tsteq sp, r8, lsr #22 │ │ │ │ │ + eoreq sp, r1, #24, 10 @ 0x6000000 │ │ │ │ │ + tsteq sp, r8, asr fp │ │ │ │ │ + andle r1, r2, r5, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, asr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror fp │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ - tsteq sp, r8, asr fp │ │ │ │ │ - andle r1, r2, r5, asr #20 │ │ │ │ │ - smlatbeq sp, r0, fp, r6 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r5, r0, ror r9 │ │ │ │ │ tsteq sp, r0, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, fp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6b98 │ │ │ │ │ @ instruction: 0x010d6b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r7, [sp], r8 @ │ │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq sp, r0, fp, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, fp, r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, fp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r8, fp, r6 │ │ │ │ │ - tsteq sp, r0, lsr ip │ │ │ │ │ - eoreq sp, r1, #72, 10 @ 0x12000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ + smlatteq sp, r8, fp, r6 │ │ │ │ │ + eoreq sp, r1, #96, 10 @ 0x18000000 │ │ │ │ │ + tsteq sp, r8, lsr ip │ │ │ │ │ + mulle ip, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #24 │ │ │ │ │ tsteq sp, r0, lsl #24 │ │ │ │ │ rscseq r5, sl, r8, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sp, r0, lsl ip │ │ │ │ │ @@ -2355680,77 +2355452,77 @@ │ │ │ │ │ tsteq r4, r0, lsl #17 │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #24 │ │ │ │ │ - tsteq sp, r8, lsr ip │ │ │ │ │ - mulle ip, r8, pc @ │ │ │ │ │ - tsteq sp, r8, ror #24 │ │ │ │ │ - @ instruction: 0xd00006bd │ │ │ │ │ + tsteq sp, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #24 │ │ │ │ │ + tsteq sp, r0, asr #24 │ │ │ │ │ + @ instruction: 0xd00006bd │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, ip, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, ip, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, ip, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r0, ip, r6 │ │ │ │ │ @ instruction: 0x010d6cb8 │ │ │ │ │ - ldrdeq r6, [sp, -r8] │ │ │ │ │ - eoreq sp, r1, #144, 10 @ 0x24000000 │ │ │ │ │ - adcseq lr, r4, r0, lsl #1 │ │ │ │ │ + eoreq sp, r1, #168, 10 @ 0x2a000000 │ │ │ │ │ + adcseq lr, r4, r0, lsr #1 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, ip, r6 │ │ │ │ │ + tsteq sp, r0, lsl #26 │ │ │ │ │ + andle r4, r4, r2, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, ip, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #26 │ │ │ │ │ - tsteq sp, r0, lsl #26 │ │ │ │ │ - andle r4, r4, r2, lsl #26 │ │ │ │ │ + ldrdeq r6, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr sp │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ adcseq r3, fp, r0, ror #15 │ │ │ │ │ @ instruction: 0x01128998 │ │ │ │ │ - tsteq sp, r8, ror sp │ │ │ │ │ + tsteq sp, r0, lsr #26 │ │ │ │ │ andle r1, r0, r4, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r1, sp, r0, lsl r7 │ │ │ │ │ smlatteq sp, r8, ip, r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq sp, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r5, r8, lsl #12 │ │ │ │ │ @ instruction: 0x011289b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2355762,57 +2355534,57 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, ror #14 │ │ │ │ │ tsteq sp, r8, ror #26 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ tsteq r4, r0, lsr #19 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, sp, r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, sp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d6d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, sp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d6db8 │ │ │ │ │ - smlatteq sp, r8, sp, r6 │ │ │ │ │ - eoreq sp, r1, #216, 10 @ 0x36000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ │ + @ instruction: 0x010d6db8 │ │ │ │ │ + eoreq sp, r1, #240, 10 @ 0x3c000000 │ │ │ │ │ + strdeq r6, [sp, -r0] │ │ │ │ │ + andle fp, r0, pc, ror #25 │ │ │ │ │ smlabteq sp, r8, sp, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r8, r8, lsr #32 │ │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, sp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r6, [sp, -r8] │ │ │ │ │ - strdeq r6, [sp, -r0] │ │ │ │ │ - andle fp, r0, pc, ror #25 │ │ │ │ │ - tsteq sp, r8, lsl lr │ │ │ │ │ - andle r0, r0, fp, ror r4 │ │ │ │ │ + smlatteq sp, r8, sp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ + strdeq r6, [sp, -r8] │ │ │ │ │ + andle r0, r0, fp, ror r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsl lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ @@ -2355925,15 +2355697,15 @@ │ │ │ │ │ tsteq sp, r0, rrx │ │ │ │ │ strdeq r6, [sp, -r0] │ │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ - adcseq r8, sl, r0, lsl #23 │ │ │ │ │ + adcseq r0, fp, r0, lsl #23 │ │ │ │ │ mrseq r8, (UNDEF: 13) │ │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ │ rscseq r5, sl, r8, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ qaddeq r7, r8, sp │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ @@ -2355966,49 +2355738,49 @@ │ │ │ │ │ swpeq r7, r0, [sp] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r8, r0, asr r0 │ │ │ │ │ tsteq r2, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, r0, r7 │ │ │ │ │ + ldrdeq r7, [sp, -r8] │ │ │ │ │ strheq r7, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r8, sp, r0, ror #4 │ │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ │ - strdeq r7, [sp, -r0] │ │ │ │ │ - eoreq sp, r1, #32, 12 @ 0x2000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r7, [sp, -r8] │ │ │ │ │ + smlabteq sp, r0, r0, r7 │ │ │ │ │ + eoreq sp, r1, #56, 12 @ 0x3800000 │ │ │ │ │ + strdeq r7, [sp, -r8] │ │ │ │ │ + andle r1, r2, r5, asr #20 │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - mrseq r7, (UNDEF: 29) │ │ │ │ │ - strdeq r7, [sp, -r8] │ │ │ │ │ - andle r1, r2, r5, asr #20 │ │ │ │ │ - tsteq sp, r8, lsr #2 │ │ │ │ │ - andle r0, r0, r0, asr r0 │ │ │ │ │ + strdeq r7, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #2 │ │ │ │ │ + mrseq r7, (UNDEF: 29) │ │ │ │ │ + andle r0, r0, r0, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r1 │ │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq sl, [sl], r8 │ │ │ │ │ @@ -2356024,19 +2355796,19 @@ │ │ │ │ │ tsteq sp, r8, ror r1 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r1, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d7198 │ │ │ │ │ - strdeq r7, [sp, -r0] │ │ │ │ │ - eoreq sp, r1, #104, 12 @ 0x6800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r1, r7 │ │ │ │ │ + @ instruction: 0x010d7198 │ │ │ │ │ + eoreq sp, r1, #128, 12 @ 0x8000000 │ │ │ │ │ + smlatteq sp, r8, r2, r7 │ │ │ │ │ + strdle r6, [r4], -r1 │ │ │ │ │ adcseq r4, fp, r8, lsl r7 │ │ │ │ │ smlatteq ip, r0, r9, r1 │ │ │ │ │ @ instruction: 0x010d71b8 │ │ │ │ │ smlatteq ip, r0, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ smlabteq sp, r0, r1, r7 │ │ │ │ │ @@ -2356049,16 +2355821,16 @@ │ │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ smlatteq sp, r8, r1, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r2, r0, ror #2 │ │ │ │ │ smlatbeq sp, r8, r1, r7 │ │ │ │ │ - smlatteq sp, r8, r2, r7 │ │ │ │ │ - strdle r6, [r4], -r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror #6 │ │ │ │ │ mrseq r7, SP_fiq │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r6, r0, ror sl │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ @@ -2356111,18 +2355883,18 @@ │ │ │ │ │ @ instruction: 0x010d72b8 │ │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatteq sp, r0, r2, r7 │ │ │ │ │ sbceq r7, r0, r0, lsr r0 │ │ │ │ │ smlabteq sp, r8, r2, r7 │ │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ │ - ldrdeq r7, [sp, -r8] │ │ │ │ │ + strdeq r7, [sp, -r0] │ │ │ │ │ andle r0, r0, r8, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq sp, r0, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq ip, [sl], r0 │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ tsteq sp, r8, lsl r3 │ │ │ │ │ @@ -2356134,15 +2355906,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, asr r8 │ │ │ │ │ tsteq sp, r8, lsr r3 │ │ │ │ │ tsteq sp, r8, lsr #6 │ │ │ │ │ tsteq sp, r0, asr #6 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq sp, r0, lsl r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sp, r8, asr r3 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ sbceq pc, r2, r8, lsr ip @ │ │ │ │ │ ldrsbteq r3, [r0], r0 │ │ │ │ │ @@ -2356170,17 +2355942,17 @@ │ │ │ │ │ adcseq lr, r1, r8, ror #30 │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ smlabteq sp, r8, r3, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r2, r0, asr #4 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r7, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #128, 12 @ 0x8000000 │ │ │ │ │ smlatteq sp, r8, r3, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r0, lsl #6 │ │ │ │ │ smlabbeq sp, r0, r2, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2356206,31 +2355978,31 @@ │ │ │ │ │ tsteq sp, r0, asr r4 │ │ │ │ │ tsteq sp, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x010d7898 │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror r4 │ │ │ │ │ - smlatbeq sp, r0, r4, r7 │ │ │ │ │ - eoreq sp, r1, #176, 12 @ 0xb000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r4 │ │ │ │ │ + tsteq sp, r0, ror r4 │ │ │ │ │ + eoreq sp, r1, #200, 12 @ 0xc800000 │ │ │ │ │ + tsteq sp, r0, lsl #10 │ │ │ │ │ + strdle r6, [r4], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r4, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d7498 │ │ │ │ │ @ instruction: 0x010d7490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #10 │ │ │ │ │ - tsteq sp, r0, lsl #10 │ │ │ │ │ - strdle r6, [r4], -r3 │ │ │ │ │ + smlatbeq sp, r0, r4, r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl r5 │ │ │ │ │ smlabteq sp, r8, r4, r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq sp, r0, r4, r7 │ │ │ │ │ smlatteq ip, r0, r9, r1 │ │ │ │ │ adceq r2, ip, r8, lsl #1 │ │ │ │ │ smlabbeq ip, r0, sl, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2356244,27 +2356016,27 @@ │ │ │ │ │ smlatteq sp, r8, r4, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq sl, ip, r0, asr #22 │ │ │ │ │ @ instruction: 0x010d74b0 │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ - tsteq sp, r8, lsr #10 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + tsteq sp, r8, lsl #10 │ │ │ │ │ andle r0, r0, ip, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq sp, r0, asr #10 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, asr #10 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ tsteq sp, r0, asr r5 │ │ │ │ │ @@ -2356290,25 +2356062,25 @@ │ │ │ │ │ adcseq sp, r4, r8, asr #18 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r5, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d75b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, r5, r7 │ │ │ │ │ - smlabbeq sp, r8, r6, r7 │ │ │ │ │ - eoreq sp, r1, #248, 12 @ 0xf800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r5, r7 │ │ │ │ │ + smlabteq sp, r0, r5, r7 │ │ │ │ │ + eoreq sp, r1, #16, 14 @ 0x400000 │ │ │ │ │ + tsteq sp, r0, lsl #14 │ │ │ │ │ + strdle r8, [r4], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl r7 │ │ │ │ │ + smlabbeq sp, r8, r6, r7 │ │ │ │ │ smlatteq sp, r8, r5, r7 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r8, lr, r0, lsr r4 │ │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ smlatteq sp, r0, r5, r7 │ │ │ │ │ @@ -2356343,16 +2356115,16 @@ │ │ │ │ │ tsteq sp, r8, asr r6 │ │ │ │ │ tsteq sp, r8, ror r6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlabbeq sp, r0, r6, r7 │ │ │ │ │ sbceq r9, r0, r0, asr r8 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ tsteq sp, r8, lsl r6 │ │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ │ - strdle r8, [r4], -r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsl r7 │ │ │ │ │ @ instruction: 0x010d7698 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x011d65b8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlatbeq sp, r8, r6, r7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, lsl #21 │ │ │ │ │ @@ -2356373,20 +2356145,20 @@ │ │ │ │ │ rscseq r5, sl, r8, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ tsteq r6, r0, asr r0 @ │ │ │ │ │ smlatteq sp, r0, r6, r7 │ │ │ │ │ - @ instruction: 0x010d77b8 │ │ │ │ │ + tsteq sp, r0, lsl r7 │ │ │ │ │ strdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011117d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r7, r7 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq sp, r0, lsr r7 │ │ │ │ │ @ instruction: 0x011117d8 │ │ │ │ │ tsteq sp, r0, asr r1 │ │ │ │ │ @@ -2356418,17 +2356190,17 @@ │ │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ │ @ instruction: 0x01128ad0 │ │ │ │ │ smlatbeq sp, r8, r7, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r8, ror #18 │ │ │ │ │ tsteq sp, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d77b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r7, r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #16, 14 @ 0x400000 │ │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ @ instruction: 0x011117d8 │ │ │ │ │ @ instruction: 0x010d4198 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r5, pc, r0, asr #13 │ │ │ │ │ @@ -2356448,19 +2356220,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ tsteq sp, r0, lsr #16 │ │ │ │ │ @ instruction: 0x011117d8 │ │ │ │ │ smlabteq sp, r8, r1, r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr r8 │ │ │ │ │ - smlabbeq sp, r8, r8, r7 │ │ │ │ │ - eoreq sp, r1, #64, 14 @ 0x1000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #16 │ │ │ │ │ + tsteq sp, r8, lsr r8 │ │ │ │ │ + eoreq sp, r1, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq sp, r8, lsr r9 │ │ │ │ │ + andle sl, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r8, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r8, sl, r1 │ │ │ │ │ tsteq sp, r8, ror #16 │ │ │ │ │ @@ -2356470,17 +2356242,17 @@ │ │ │ │ │ tsteq sp, r0, ror r8 │ │ │ │ │ ldrdeq r1, [ip, -r0] │ │ │ │ │ tsteq sp, r8, ror r8 │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror r9 │ │ │ │ │ - tsteq sp, r8, lsr r9 │ │ │ │ │ - andle sl, r0, r8, lsl lr │ │ │ │ │ + smlabbeq sp, r8, r8, r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d7990 │ │ │ │ │ smlatbeq sp, r8, r8, r7 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ smlatbeq sp, r0, r8, r7 │ │ │ │ │ @ instruction: 0x011117d8 │ │ │ │ │ @ instruction: 0x010d41b0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x010d78b0 │ │ │ │ │ @@ -2356515,15 +2356287,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r8, asr #19 │ │ │ │ │ @ instruction: 0x010d7890 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ strdeq ip, [fp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq fp, r0, r9, fp │ │ │ │ │ - smlabteq sp, r8, r9, r7 │ │ │ │ │ + tsteq sp, r8, ror r9 │ │ │ │ │ andle r0, r0, sp, lsr #11 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sp, r8, lsr #18 │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ @@ -2356531,16 +2356303,16 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r2, r0, lsl #5 │ │ │ │ │ tsteq sp, r8, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq fp, r0, r9, fp │ │ │ │ │ adcseq r1, r5, r0, ror #1 │ │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d7990 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #112, 14 @ 0x1c00000 │ │ │ │ │ smlabbeq sp, r8, r9, r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r8, r8, lsr r9 │ │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d7998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2356550,17 +2356322,17 @@ │ │ │ │ │ @ instruction: 0x010d79b0 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, sl, r0, ror #6 │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r8, r9, r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq sp, r0, r9, r7 │ │ │ │ │ rscseq r5, sl, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ @@ -2356578,28 +2356350,28 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #20 │ │ │ │ │ - tsteq sp, r0, ror #20 │ │ │ │ │ - eoreq sp, r1, #136, 14 @ 0x2200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ │ + tsteq sp, r0, asr #20 │ │ │ │ │ + eoreq sp, r1, #160, 14 @ 0x2800000 │ │ │ │ │ + tsteq sp, r8, ror #20 │ │ │ │ │ + andle fp, r0, r7, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r7, [sp, -r8] │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ - tsteq sp, r8, ror #20 │ │ │ │ │ - andle fp, r0, r7, lsl #8 │ │ │ │ │ - tsteq sp, r0, lsr #22 │ │ │ │ │ andle r0, r0, r6, lsr r2 │ │ │ │ │ tsteq sp, r8, ror sl │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ smlabbeq sp, r0, sl, r7 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ smlabbeq sp, r8, sl, r7 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ @@ -2356614,19 +2356386,19 @@ │ │ │ │ │ @ instruction: 0x010d7ab8 │ │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ smlabteq sp, r0, sl, r7 │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ smlabteq sp, r8, sl, r7 │ │ │ │ │ - adcseq sl, sp, r0, lsr sl │ │ │ │ │ + adcseq sl, sp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r7, [sp, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, sl, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ │ @@ -2356636,17 +2356408,17 @@ │ │ │ │ │ adcseq sp, r4, r8, lsl #18 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ smlabbeq fp, r8, r7, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2356654,53 +2356426,53 @@ │ │ │ │ │ tsteq sp, r0, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r0, fp, r7 │ │ │ │ │ + @ instruction: 0x010d7b98 │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r4, [r8], r8 │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ - @ instruction: 0x010d7bb0 │ │ │ │ │ - eoreq sp, r1, #208, 14 @ 0x3400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d7b98 │ │ │ │ │ + smlabbeq sp, r0, fp, r7 │ │ │ │ │ + eoreq sp, r1, #232, 14 @ 0x3a00000 │ │ │ │ │ + @ instruction: 0x010d7bb8 │ │ │ │ │ + andle fp, r0, fp, ror r6 │ │ │ │ │ @ instruction: 0x010d7b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, lr, r8, ror sl │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, fp, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, fp, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d7bb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r7, [sp, -r0] │ │ │ │ │ smlabteq sp, r8, fp, r7 │ │ │ │ │ - @ instruction: 0x010d7bb8 │ │ │ │ │ - andle fp, r0, fp, ror r6 │ │ │ │ │ - strdeq r7, [sp, -r8] │ │ │ │ │ andle r0, r0, sl, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r7, [sp, -r0] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ smlatteq sp, r8, fp, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq r3, lr, r0, r6 │ │ │ │ │ + adceq r3, lr, r0, ror r5 │ │ │ │ │ smlabteq sp, r0, fp, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r7, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, ip, r7 │ │ │ │ │ tsteq sp, r8, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, sl, r8, asr ip │ │ │ │ │ @@ -2356714,15 +2356486,15 @@ │ │ │ │ │ tsteq sp, r8, asr #24 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #21 │ │ │ │ │ tsteq sp, r0, asr ip │ │ │ │ │ tsteq ip, r8, lsr #21 │ │ │ │ │ tsteq sp, r0, ror ip │ │ │ │ │ - adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ + adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ adcseq ip, r1, r8, lsl #27 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ tsteq sp, r8, lsl #22 │ │ │ │ │ @ instruction: 0x010c54b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, fp, r0, asr #26 │ │ │ │ │ tsteq sp, r8, ror ip │ │ │ │ │ @@ -2356746,37 +2356518,37 @@ │ │ │ │ │ smlabteq sp, r0, ip, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, sp, r8, ror #14 │ │ │ │ │ @ instruction: 0x010d7c90 │ │ │ │ │ adcseq sp, r4, r8, lsr #19 │ │ │ │ │ tsteq sp, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, ip, r7 │ │ │ │ │ - tsteq sp, r0, lsl #26 │ │ │ │ │ - eoreq sp, r1, #24, 16 @ 0x180000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, ip, r7 │ │ │ │ │ + smlatteq sp, r0, ip, r7 │ │ │ │ │ + eoreq sp, r1, #48, 16 @ 0x300000 │ │ │ │ │ + tsteq sp, r8, lsl #26 │ │ │ │ │ + andle pc, r4, lr, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl sp │ │ │ │ │ - tsteq sp, r8, lsl #26 │ │ │ │ │ - andle pc, r4, lr, asr sl @ │ │ │ │ │ - smlabbeq sp, r0, sp, r7 │ │ │ │ │ - andle r1, r0, r2, lsl #4 │ │ │ │ │ + tsteq sp, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ │ + tsteq sp, r0, lsl sp │ │ │ │ │ + andle r1, r0, r2, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r8, sp, r7 │ │ │ │ │ + smlabbeq sp, r0, sp, r7 │ │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ tsteq sp, r0, asr sp │ │ │ │ │ @@ -2356784,21 +2356556,21 @@ │ │ │ │ │ tsteq sp, r8, asr sp │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ tsteq sp, r0, ror #26 │ │ │ │ │ adcseq r9, sl, r8, asr pc │ │ │ │ │ tsteq sp, r8, ror #26 │ │ │ │ │ tsteq ip, r8, lsr #21 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ - adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ + adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #48, 16 @ 0x300000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r8, sp, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d7d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, sp, r7 │ │ │ │ │ smlatbeq sp, r0, sp, r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r8, lsl #19 │ │ │ │ │ @@ -2356806,33 +2356578,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d7db0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d7db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, sp, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #28 │ │ │ │ │ + tsteq sp, r8, asr #28 │ │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f47b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ │ tsteq pc, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ adceq sp, sp, r0, asr pc │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ - tsteq sp, r0, ror #28 │ │ │ │ │ - eoreq sp, r1, #96, 16 @ 0x600000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr #28 │ │ │ │ │ + tsteq sp, r8, lsl #28 │ │ │ │ │ + eoreq sp, r1, #120, 16 @ 0x780000 │ │ │ │ │ + tsteq sp, r8, ror #28 │ │ │ │ │ + mulle r5, lr, ip │ │ │ │ │ tsteq sp, r8, lsr lr │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ smlatteq ip, r8, r7, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2356844,29 +2356616,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror lr │ │ │ │ │ - tsteq sp, r8, ror #28 │ │ │ │ │ - mulle r5, lr, ip │ │ │ │ │ - @ instruction: 0x010d7e90 │ │ │ │ │ - andle r1, r0, pc, asr r5 │ │ │ │ │ + tsteq sp, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ + tsteq sp, r0, ror lr │ │ │ │ │ + andle r1, r0, pc, asr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, lr, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, lr, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010d7e90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, lr, r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #120, 16 @ 0x780000 │ │ │ │ │ smlatbeq sp, r0, lr, r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011834f8 │ │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d7eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2356890,77 +2356662,77 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #30 │ │ │ │ │ - tsteq sp, r8, ror #30 │ │ │ │ │ - eoreq sp, r1, #168, 16 @ 0xa80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ + tsteq sp, r0, lsr #30 │ │ │ │ │ + eoreq sp, r1, #192, 16 @ 0xc00000 │ │ │ │ │ + smlabbeq sp, r0, pc, r7 @ │ │ │ │ │ + andle r1, r2, sp, lsl #10 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d7fb8 │ │ │ │ │ + tsteq sp, r8, ror #30 │ │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r6, r8, lsl pc │ │ │ │ │ tsteq sp, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - smlabbeq sp, r0, pc, r7 @ │ │ │ │ │ - andle r1, r2, sp, lsl #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r0, pc, r7 @ │ │ │ │ │ tsteq sp, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, sp, r8, lsr r2 │ │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ │ - tsteq sp, r8 │ │ │ │ │ + @ instruction: 0x010d7fb8 │ │ │ │ │ andle r0, r0, r0, asr #32 │ │ │ │ │ @ instruction: 0x010d7f90 │ │ │ │ │ @ instruction: 0x011cc7d8 │ │ │ │ │ @ instruction: 0x010d7f98 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ smlatbeq sp, r0, pc, r7 @ │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ smlatbeq sp, r8, pc, r7 @ │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ @ instruction: 0x010d7fb0 │ │ │ │ │ sbceq sl, r3, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, pc, r7 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, pc, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, pc, r7 @ │ │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ smlabbeq sp, r8, pc, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl r0 │ │ │ │ │ + tsteq sp, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r7, r0, lsl #23 │ │ │ │ │ mrseq r9, (UNDEF: 13) │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #192, 16 @ 0xc00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ tsteq sp, r8, lsr #32 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq ip, r5, r8, lsl r2 │ │ │ │ │ @@ -2356970,15 +2356742,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qaddeq r8, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r8, [sp, -r8] │ │ │ │ │ + tsteq sp, r0, lsl r3 │ │ │ │ │ tsteq sp, r0, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r7, r0, lsr #11 │ │ │ │ │ tsteq r2, r8, ror #24 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ strdeq r9, [r3], #208 @ 0xd0 │ │ │ │ │ tsteq sp, r8, lsl #4 │ │ │ │ │ @@ -2357061,15 +2356833,15 @@ │ │ │ │ │ smlabbeq sp, r8, r1, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010d8198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ smlabteq sp, r8, r1, r8 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ - adcseq sl, r0, r8, lsl r1 │ │ │ │ │ + adcseq sl, r0, r8, lsr #2 │ │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r7 │ │ │ │ │ ldrdeq r8, [sp, -r8] │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010d81b8 │ │ │ │ │ @@ -2357137,44 +2356909,44 @@ │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ smlatteq sp, r0, r2, r8 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ - tsteq sp, r8, lsr #6 │ │ │ │ │ - eoreq sp, r1, #240, 16 @ 0xf00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl r3 │ │ │ │ │ + strdeq r8, [sp, -r8] │ │ │ │ │ + eoreq sp, r1, #8, 18 @ 0x20000 │ │ │ │ │ + tsteq sp, r8, lsr r3 │ │ │ │ │ + andle fp, r6, pc, asr #26 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r2, r8, ror r4 │ │ │ │ │ smlatbeq sp, r8, r2, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #6 │ │ │ │ │ - tsteq sp, r8, lsr r3 │ │ │ │ │ - andle fp, r6, pc, asr #26 │ │ │ │ │ + tsteq sp, r8, lsr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - tsteq sp, r0, ror #6 │ │ │ │ │ + tsteq sp, r0, asr #6 │ │ │ │ │ andle r0, r0, r3, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #8, 18 @ 0x20000 │ │ │ │ │ tsteq sp, r0, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011df1b8 │ │ │ │ │ @ instruction: 0x01128cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r3, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2357202,107 +2356974,107 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ smlatteq sp, r8, r3, r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq r3, [r0], r8 │ │ │ │ │ smlabteq sp, r0, r3, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl #8 │ │ │ │ │ - tsteq sp, r0, lsr r4 │ │ │ │ │ - eoreq sp, r1, #56, 18 @ 0xe0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ + tsteq sp, r0, lsl #8 │ │ │ │ │ + eoreq sp, r1, #80, 18 @ 0x140000 │ │ │ │ │ + tsteq sp, r8, asr #8 │ │ │ │ │ + strdle fp, [r6], -r3 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r1, r0, lsl fp │ │ │ │ │ smlatbeq sp, r0, r3, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr r4 │ │ │ │ │ - tsteq sp, r8, asr #8 │ │ │ │ │ - strdle fp, [r6], -r3 │ │ │ │ │ + tsteq sp, r0, lsr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror #8 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsl #20 │ │ │ │ │ tsteq r2, r8, asr #25 │ │ │ │ │ - smlabbeq sp, r0, r4, r8 │ │ │ │ │ + tsteq sp, r0, asr r4 │ │ │ │ │ andle r0, r0, r3, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq sp, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r3, [lr], r8 @ │ │ │ │ │ tsteq r2, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, r4, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d8490 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #80, 18 @ 0x140000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d8498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d84b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d84b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r8, r4, r8 │ │ │ │ │ - tsteq sp, r8, lsl #10 │ │ │ │ │ - eoreq sp, r1, #128, 18 @ 0x200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r4, r8 │ │ │ │ │ + smlabteq sp, r8, r4, r8 │ │ │ │ │ + eoreq sp, r1, #152, 18 @ 0x260000 │ │ │ │ │ + tsteq sp, r8, lsr #10 │ │ │ │ │ + mulle r6, r7, lr │ │ │ │ │ ldrdeq r8, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq sp, [fp], r8 │ │ │ │ │ tsteq r2, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ │ strdeq r8, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r1, r8, asr #30 │ │ │ │ │ tsteq r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr r5 │ │ │ │ │ - tsteq sp, r8, lsr #10 │ │ │ │ │ - mulle r6, r7, lr │ │ │ │ │ + tsteq sp, r8, lsl #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr #10 │ │ │ │ │ tsteq sp, r8, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r7, [r5], r8 │ │ │ │ │ tsteq r2, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ - tsteq sp, r0, ror #10 │ │ │ │ │ + tsteq sp, r0, lsr r5 │ │ │ │ │ andle r0, r0, r3, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq sp, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r1, r0, asr #1 │ │ │ │ │ @ instruction: 0x01128dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d85b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #152, 18 @ 0x260000 │ │ │ │ │ @ instruction: 0x010d8590 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlabbeq sp, r8, r5, r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ smlabbeq sp, r0, r5, r8 │ │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2357330,19 +2357102,19 @@ │ │ │ │ │ smlatteq sp, r0, r5, r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq pc, [pc], r0 @ │ │ │ │ │ @ instruction: 0x010d85b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl #12 │ │ │ │ │ - smlabteq sp, r0, r6, r8 │ │ │ │ │ - eoreq sp, r1, #200, 18 @ 0x320000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r6 │ │ │ │ │ + tsteq sp, r0, lsl #12 │ │ │ │ │ + eoreq sp, r1, #224, 18 @ 0x380000 │ │ │ │ │ + smlabteq sp, r8, r6, r8 │ │ │ │ │ + mulle r2, r0, pc @ │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2357380,33 +2357152,33 @@ │ │ │ │ │ smlatbeq sp, r8, r6, r8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r6, [r4], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r0, r6, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq sp, r8, r6, r8 │ │ │ │ │ smlatteq sp, r0, r6, r8 │ │ │ │ │ - smlabteq sp, r8, r6, r8 │ │ │ │ │ - mulle r2, r0, pc @ │ │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ │ andle r0, r0, r3, ror #11 │ │ │ │ │ ldrdeq r8, [sp, -r8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq pc, pc, r8, ror #26 │ │ │ │ │ @ instruction: 0x010d86b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r8, r6, r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2357432,51 +2357204,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, r7, r8 │ │ │ │ │ smlabbeq sp, r0, r7, r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r2, r0, ror #8 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r8, r7, r8 │ │ │ │ │ + @ instruction: 0x010d87b0 │ │ │ │ │ @ instruction: 0x010d8798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ - ldrdeq r8, [sp, -r0] │ │ │ │ │ - eoreq sp, r1, #16, 20 @ 0x10000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d87b0 │ │ │ │ │ + smlatbeq sp, r8, r7, r8 │ │ │ │ │ + eoreq sp, r1, #40, 20 @ 0x28000 │ │ │ │ │ + ldrdeq r8, [sp, -r8] │ │ │ │ │ + andle r4, r4, r2, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r7, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r7, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, r7, r8 │ │ │ │ │ - ldrdeq r8, [sp, -r8] │ │ │ │ │ - andle r4, r4, r2, lsl #26 │ │ │ │ │ - tsteq sp, r8, lsl r8 │ │ │ │ │ - andle r1, r0, r4, asr fp │ │ │ │ │ + ldrdeq r8, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r0] │ │ │ │ │ + smlatteq sp, r0, r7, r8 │ │ │ │ │ + andle r1, r0, r4, asr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #64, 20 @ 0x40000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr r8 │ │ │ │ │ + tsteq sp, r8, lsl r8 │ │ │ │ │ tsteq sp, r0, lsl r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r2, [r0], r8 │ │ │ │ │ smlatteq sp, r8, r7, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #40, 20 @ 0x28000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2357502,33 +2357274,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d8890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r8, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d88b0 │ │ │ │ │ - ldrdeq r8, [sp, -r8] │ │ │ │ │ - eoreq sp, r1, #88, 20 @ 0x58000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d88b8 │ │ │ │ │ + @ instruction: 0x010d88b0 │ │ │ │ │ + eoreq sp, r1, #112, 20 @ 0x70000 │ │ │ │ │ + smlatteq sp, r0, r8, r8 │ │ │ │ │ + andle r2, r2, r6, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r8, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r8, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r8, r8, r8 │ │ │ │ │ + ldrdeq r8, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - smlatteq sp, r0, r8, r8 │ │ │ │ │ - andle r2, r2, r6, asr #13 │ │ │ │ │ - tsteq sp, r8, lsr r9 │ │ │ │ │ - strhle r0, [r0], -ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ │ + smlatteq sp, r8, r8, r8 │ │ │ │ │ + strhle r0, [r0], -ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #136, 20 @ 0x88000 │ │ │ │ │ strdeq r8, [sp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, asr #1 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r9 │ │ │ │ │ @ instruction: 0x011062f0 │ │ │ │ │ @@ -2357538,17 +2357310,17 @@ │ │ │ │ │ tsteq sp, r8, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #112, 20 @ 0x70000 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq pc, [pc], r0 @ │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ tsteq sp, r8, asr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01109dd0 │ │ │ │ │ @@ -2357578,53 +2357350,53 @@ │ │ │ │ │ ldrsbteq r5, [r2], r0 │ │ │ │ │ tsteq sp, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r8] │ │ │ │ │ strdeq r8, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r0, r8, asr #27 │ │ │ │ │ + sbceq r9, r0, r0, lsr #27 │ │ │ │ │ smlatteq sp, r0, r9, r8 │ │ │ │ │ ldrdeq r8, [sp, -r0] │ │ │ │ │ smlatteq sp, r8, r9, r8 │ │ │ │ │ smlatteq ip, r0, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ adcseq r8, sp, r0, asr #32 │ │ │ │ │ tsteq r2, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ │ + tsteq sp, r0, asr #20 │ │ │ │ │ tsteq sp, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ ldrsbteq r1, [r8], r8 │ │ │ │ │ tsteq r2, r8, lsr pc │ │ │ │ │ - tsteq sp, r8, ror #20 │ │ │ │ │ - eoreq sp, r1, #160, 20 @ 0xa0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #20 │ │ │ │ │ + tsteq sp, r8, lsr #20 │ │ │ │ │ + eoreq sp, r1, #184, 20 @ 0xb8000 │ │ │ │ │ + @ instruction: 0x010d8ab0 │ │ │ │ │ + andle r2, r2, r2, lsr #14 │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, lr, r0, lsl #13 │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #20 │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, pc, r0, ror #13 │ │ │ │ │ @ instruction: 0x01128f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d8ab8 │ │ │ │ │ - @ instruction: 0x010d8ab0 │ │ │ │ │ - andle r2, r2, r2, lsr #14 │ │ │ │ │ + tsteq sp, r8, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r0, sl, r8 │ │ │ │ │ tsteq sp, r8, ror sl │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ smlabbeq sp, r8, sl, r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2357633,18 +2357405,18 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r0, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01128fb0 │ │ │ │ │ smlatbeq sp, r8, sl, r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, lr, r8, ror #24 │ │ │ │ │ smlabbeq sp, r0, sl, r8 │ │ │ │ │ - tsteq sp, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x010d8ab8 │ │ │ │ │ andle r0, r0, ip, lsl r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, sl, r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r0] │ │ │ │ │ smlatteq sp, r0, sl, r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrdeq r8, [sp, -r8] │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2357652,17 +2357424,17 @@ │ │ │ │ │ smlatteq sp, r8, sl, r8 │ │ │ │ │ ldrdeq r8, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c1b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #22 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strhteq ip, [ip], r0 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2357684,23 +2357456,23 @@ │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ smlatteq ip, r0, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010d8b98 │ │ │ │ │ + ldrdeq r8, [sp, -r0] │ │ │ │ │ smlabbeq sp, r8, fp, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r5, r5, r8, ip @ │ │ │ │ │ + adcseq r5, r5, r8, asr #25 │ │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ │ - strdeq r8, [sp, -r8] │ │ │ │ │ - eoreq sp, r1, #232, 20 @ 0xe8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r8, [sp, -r0] │ │ │ │ │ + @ instruction: 0x010d8b98 │ │ │ │ │ + eoreq sp, r1, #0, 22 │ │ │ │ │ + tsteq sp, r0, lsl #30 │ │ │ │ │ + andle r7, sl, sl, lsr #4 │ │ │ │ │ smlabteq sp, r8, sp, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010d8bb0 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ smlatteq sp, r8, fp, r8 │ │ │ │ │ @@ -2357772,26 +2357544,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq sp, r8, ip, r8 │ │ │ │ │ tsteq sp, r0, ror #24 │ │ │ │ │ @ instruction: 0x010d8cb8 │ │ │ │ │ ldrdeq r8, [sp, -r8] │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatteq sp, r0, ip, r8 │ │ │ │ │ - sbceq r9, r0, r8, asr #27 │ │ │ │ │ + sbceq r9, r0, r0, lsr #27 │ │ │ │ │ smlabteq sp, r8, ip, r8 │ │ │ │ │ tsteq sp, r8, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ │ smlabteq sp, r0, sp, r8 │ │ │ │ │ tsteq sp, r0, lsl ip │ │ │ │ │ tsteq sp, r8, lsl #26 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r4, r1, r0, lsr #1 │ │ │ │ │ + adcseq r4, r1, r8, ror r0 │ │ │ │ │ ldrdeq r8, [sp, -r0] │ │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sp, r0, lsl #26 │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2357842,15 +2357614,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [sp, -r0] │ │ │ │ │ smlatteq sp, r8, sp, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118fcb8 │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #30 │ │ │ │ │ + strdeq r8, [sp, -r8] │ │ │ │ │ tsteq sp, r0, lsl lr │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2357907,30 +2357679,30 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq sp, r0, lr, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq sp, r0, lr, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r0, lr, r8 │ │ │ │ │ - tsteq sp, r0, lsl #30 │ │ │ │ │ - andle r7, sl, sl, lsr #4 │ │ │ │ │ - swpeq r9, r0, [sp] │ │ │ │ │ - andle r0, r0, r5, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ + tsteq sp, r8, lsl #30 │ │ │ │ │ + andle r0, r0, r5, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #24, 22 @ 0x6000 │ │ │ │ │ tsteq sp, r8, lsl pc │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - swpeq r9, r8, [sp] │ │ │ │ │ + swpeq r9, r0, [sp] │ │ │ │ │ tsteq sp, r0, asr #30 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r7, ip, r0, lsr #15 │ │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ │ @@ -2358009,16 +2357781,16 @@ │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qaddeq r9, r0, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq sp, r8, pc, r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #0, 22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + swpeq r9, r8, [sp] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r9, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2358096,25 +2357868,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #2 │ │ │ │ │ smlatteq sp, r0, r1, r9 │ │ │ │ │ smlatteq sp, r8, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r9, [sp, -r8] │ │ │ │ │ - tsteq sp, r0, lsr #8 │ │ │ │ │ - eoreq sp, r1, #48, 22 @ 0xc000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ mrseq r9, SP_fiq │ │ │ │ │ + strdeq r9, [sp, -r8] │ │ │ │ │ + eoreq sp, r1, #72, 22 @ 0x12000 │ │ │ │ │ + tsteq sp, r8, lsr #8 │ │ │ │ │ + mulle r2, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr r4 │ │ │ │ │ + tsteq sp, r0, lsr #8 │ │ │ │ │ tsteq sp, r0, lsr #4 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ │ @@ -2358237,23 +2358009,23 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010d93b8 │ │ │ │ │ - tsteq sp, r8, lsr #8 │ │ │ │ │ - mulle r2, r0, pc @ │ │ │ │ │ - tsteq sp, r0, asr #20 │ │ │ │ │ - andle r0, r0, r3, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #8 │ │ │ │ │ + tsteq sp, r0, lsr r4 │ │ │ │ │ + andle r0, r0, r3, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #96, 22 @ 0x18000 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, lr, r0, ror #11 │ │ │ │ │ + adceq r5, lr, r0, lsl r6 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr sl │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @@ -2358606,15 +2358378,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010d9998 │ │ │ │ │ smlatteq sp, r8, r9, r9 │ │ │ │ │ tsteq sp, r8, ror #16 │ │ │ │ │ smlatteq sp, r0, r9, r9 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, lsl #16 │ │ │ │ │ + sbceq lr, r1, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr r8 │ │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ │ tsteq sp, r8, lsl #20 │ │ │ │ │ @@ -2358628,17 +2358400,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010d94b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010d9fb8 │ │ │ │ │ ldrdeq r9, [sp, -r8] │ │ │ │ │ @@ -2358820,15 +2358592,15 @@ │ │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq sp, r0, lsr sp │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [r2], #40 @ 0x28 │ │ │ │ │ + strheq r5, [r2], #32 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x010d9d98 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2358984,19 +2358756,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, pc, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, pc, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r9, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsl r2 │ │ │ │ │ - eoreq sp, r1, #120, 22 @ 0x1e000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [sp, -r8] │ │ │ │ │ + ldrdeq r9, [sp, -r8] │ │ │ │ │ + eoreq sp, r1, #144, 22 @ 0x24000 │ │ │ │ │ + tsteq sp, r0, asr r3 │ │ │ │ │ + mulle r2, r1, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ ldrdeq sl, [sp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r9, [sp, -r8] │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r5, r0, lsr r4 │ │ │ │ │ @@ -2359007,15 +2358779,15 @@ │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, lsr #32 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r8, r5, r8, lsl #25 │ │ │ │ │ + adcseq r8, r5, r8, asr ip │ │ │ │ │ smlatteq sp, r0, pc, r9 @ │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq r9, [sp, -r0] │ │ │ │ │ smlabbeq sp, r8, sl, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [sp, -r8] │ │ │ │ │ @@ -2359130,17 +2358902,17 @@ │ │ │ │ │ smlatteq sp, r0, r1, sl │ │ │ │ │ sbceq r3, r0, r0, asr #18 │ │ │ │ │ tsteq sp, r8, lsl #4 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010da1b0 │ │ │ │ │ strdeq r3, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr r3 │ │ │ │ │ - tsteq sp, r0, asr r3 │ │ │ │ │ - mulle r2, r1, pc @ │ │ │ │ │ + tsteq sp, r8, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #6 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ │ sbceq sl, r0, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2359209,28 +2358981,28 @@ │ │ │ │ │ @ instruction: 0x010da2b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ @ instruction: 0x010da298 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ - smlabbeq sp, r0, r3, sl │ │ │ │ │ + tsteq sp, r8, asr r3 │ │ │ │ │ andle r0, r0, r2, ror #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r0, r3, sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, r5, sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #144, 22 @ 0x24000 │ │ │ │ │ @ instruction: 0x010da390 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ smlatteq sp, r0, r3, sl │ │ │ │ │ smlabbeq sp, r8, r3, sl │ │ │ │ │ smlatbeq sp, r8, r3, sl │ │ │ │ │ @@ -2359443,15 +2359215,15 @@ │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r8, lsl #16 │ │ │ │ │ ldrdeq sl, [sp, -r8] │ │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r1, r2, r0, asr r3 │ │ │ │ │ + adcseq r1, r2, r0, ror r3 │ │ │ │ │ strdeq r1, [ip, -r0] │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ strdeq r1, [ip, -r0] │ │ │ │ │ adceq r0, ip, r0, asr r8 │ │ │ │ │ tsteq ip, r8, lsl lr │ │ │ │ │ tsteq sp, r8, lsl r7 │ │ │ │ │ tsteq ip, r8, lsl lr │ │ │ │ │ @@ -2359858,21 +2359630,21 @@ │ │ │ │ │ tsteq sp, r0, ror #26 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ tsteq r6, r8, ror pc │ │ │ │ │ cmpeq pc, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r8, sp, sl │ │ │ │ │ + smlabteq sp, r0, sp, sl │ │ │ │ │ @ instruction: 0x010dacb8 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ - @ instruction: 0x010dc1b0 │ │ │ │ │ - eoreq sp, r1, #192, 22 @ 0x30000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r0, sp, sl │ │ │ │ │ + smlabbeq sp, r8, sp, sl │ │ │ │ │ + eoreq sp, r1, #216, 22 @ 0x36000 │ │ │ │ │ + strdeq ip, [sp, -r8] │ │ │ │ │ + andle r4, r4, r3, lsr sp │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ smlatbeq sp, r0, sp, sl │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ smlatbeq sp, r8, sp, sl │ │ │ │ │ sbceq r9, r3, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2360030,15 +2359802,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq ip, r2, r0, lr │ │ │ │ │ tsteq r3, r9, lsr #12 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, ror sp │ │ │ │ │ + adcseq r9, sl, r0, asr sp │ │ │ │ │ smlabbeq r3, r5, lr, r1 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2360084,15 +2359856,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, sl, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, ror #23 │ │ │ │ │ + umlalseq ip, pc, r8, fp @ │ │ │ │ │ smlatteq r3, r9, r7, r0 │ │ │ │ │ smlatteq sp, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2360144,15 +2359916,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r8, lsl #15 │ │ │ │ │ tsteq r7, r9, lsr #8 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r7, [r2], #192 @ 0xc0 │ │ │ │ │ + sbceq r7, r2, r0, lsl ip │ │ │ │ │ smlatbeq r7, r9, r2, pc @ │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2360330,15 +2360102,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, asr #27 │ │ │ │ │ tsteq r8, r9, ror #28 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, lsl r4 │ │ │ │ │ + sbceq r7, r2, r0, asr #8 │ │ │ │ │ smlatbeq r8, sp, sp, r6 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, lsl r9 │ │ │ │ │ strdeq r6, [r8, -r1] │ │ │ │ │ @@ -2360432,15 +2360204,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, lsl #11 │ │ │ │ │ tsteq r8, r1, ror #22 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, asr #13 │ │ │ │ │ + smulleq r1, r2, r8, r6 │ │ │ │ │ tsteq r8, r5, asr #18 │ │ │ │ │ @ instruction: 0x010d1998 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r0, ror #14 │ │ │ │ │ tsteq r7, r1, lsl #12 │ │ │ │ │ @@ -2360841,15 +2360613,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ hvceq 656 @ 0x290 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq sp, r0, r0, lr │ │ │ │ │ + sbceq sp, r0, r8, ror #28 │ │ │ │ │ smlaltbeq r0, r2, sp, fp │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2360955,27 +2360727,27 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaltteq pc, lr, r8, sl @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, ror #3 │ │ │ │ │ + adcseq sl, ip, r0, asr #3 │ │ │ │ │ smlaltbeq r0, r2, r5, r7 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq pc, [lr, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, asr sp │ │ │ │ │ + sbceq sp, r2, r0, lsl #26 │ │ │ │ │ cmpeq r1, r1, lsl #8 @ │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq fp, [r2], #120 @ 0x78 │ │ │ │ │ strdeq lr, [r1, #-181] @ 0xffffff4b │ │ │ │ │ @@ -2361015,15 +2360787,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r0, asr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq lr, r8, r0, asr #8 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, rrx │ │ │ │ │ + tsteq lr, r8, lsl fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r9, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ smlabteq sp, r8, pc, fp @ │ │ │ │ │ stc2l 6, cr11, [pc], #-100 @ 10dbf5c <__bss_end__@@Base+0x9de8ac> │ │ │ │ │ @@ -2361039,15 +2360811,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ teqeq r3, r0, ror r1 │ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ │ teqeq r3, r4, lsl #25 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ - rscseq r0, r8, r0, lsl #23 │ │ │ │ │ + rscseq r8, r7, r0, lsl #23 │ │ │ │ │ mrseq sp, (UNDEF: 13) │ │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [sp, -r8] │ │ │ │ │ @@ -2361106,29 +2360878,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r8, [r3], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq sp, r0, r0, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r8, lsr ip │ │ │ │ │ + sbceq r4, r0, r8, ror #23 │ │ │ │ │ tsteq sp, r8, lsl r1 │ │ │ │ │ tsteq sp, r8, lsl #2 │ │ │ │ │ tsteq sp, r0, lsr #2 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq ip, r0, r9, r1 │ │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ tsteq pc, r0, lsl #21 │ │ │ │ │ smlabbeq sp, r8, r1, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x010dc1b0 │ │ │ │ │ ldrdeq sl, [sp, -r8] │ │ │ │ │ strdeq ip, [sp, -r8] │ │ │ │ │ @ instruction: 0x010dc198 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x010dc190 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ ldrdeq ip, [sp, -r8] │ │ │ │ │ @@ -2361147,16 +2360919,16 @@ │ │ │ │ │ ldrdeq lr, [r2], #40 @ 0x28 │ │ │ │ │ smlatbeq sp, r8, r1, ip │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ smlabbeq sp, r0, r1, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #23 │ │ │ │ │ - strdeq ip, [sp, -r8] │ │ │ │ │ - andle r4, r4, r3, lsr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsl sl │ │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ │ smlabbeq sp, r0, r1, ip │ │ │ │ │ smlabteq sp, r8, r1, ip │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ ldrdeq ip, [sp, -r0] │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2361165,28 +2360937,28 @@ │ │ │ │ │ smlabteq sp, r0, r1, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [sp, -r8] │ │ │ │ │ strdeq ip, [sp, -r0] │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ @ instruction: 0x011f2d90 │ │ │ │ │ smlatteq sp, r0, r1, ip │ │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ │ + tsteq sp, r8, lsr #4 │ │ │ │ │ andle r1, r0, r3, lsr #22 │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq ip, pc, r8, ror #23 │ │ │ │ │ + umlalseq ip, pc, r8, fp @ │ │ │ │ │ tsteq sp, r0, lsr #4 │ │ │ │ │ tsteq sp, r8, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #240, 22 @ 0x3c000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [sp, -r8] │ │ │ │ │ tsteq sp, r0, asr #4 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ tsteq sp, r0, asr r2 │ │ │ │ │ @@ -2361267,15 +2361039,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq sp, r0, lsl r3 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ adceq r3, ip, r8, ror #16 │ │ │ │ │ smlabteq sp, r8, r2, ip │ │ │ │ │ @ instruction: 0x010dc390 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrdeq ip, [pc], r0 @ │ │ │ │ │ + adceq ip, pc, r0, asr #18 │ │ │ │ │ smlabteq sp, r8, r0, fp │ │ │ │ │ smlatbeq sp, r0, r3, ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ smlabbeq sp, r8, r3, ip │ │ │ │ │ smlabteq sp, r0, pc, sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mrseq ip, SP_fiq │ │ │ │ │ @@ -2361304,39 +2361076,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [sp, -r0] │ │ │ │ │ smlatbeq sp, r8, r3, ip │ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ - sbceq r4, r0, r8, lsr ip │ │ │ │ │ + sbceq r4, r0, r8, ror #23 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ smlabteq sp, r0, r3, ip │ │ │ │ │ @ instruction: 0x010dc4b8 │ │ │ │ │ tsteq sp, r8, lsl r3 │ │ │ │ │ tsteq sp, r8, lsr #6 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ smlabbeq sp, r8, r4, ip │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ tsteq sp, r0, asr r4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r0, ror r5 │ │ │ │ │ + adcseq sp, r0, r0, lsr #10 │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ tsteq sp, r0, ror #8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sp, r8, asr #8 │ │ │ │ │ @ instruction: 0x010dc298 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlabbeq sp, r0, r4, ip │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r8, ror #8 │ │ │ │ │ - adcseq ip, pc, r8, ror #23 │ │ │ │ │ + umlalseq ip, pc, r8, fp @ │ │ │ │ │ @ instruction: 0x010dc490 │ │ │ │ │ sbcseq sl, r4, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2361542,24 +2361314,24 @@ │ │ │ │ │ @ instruction: 0x010dc7b8 │ │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ smlabbeq sp, r0, r7, ip │ │ │ │ │ ldrdeq ip, [sp, -r8] │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ smlatteq sp, r0, r7, ip │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq sp, r8, r7, ip │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ - adcseq lr, r0, r8, lsl #22 │ │ │ │ │ + adcseq lr, r0, r8, asr fp │ │ │ │ │ strdeq ip, [sp, -r0] │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, ror #18 │ │ │ │ │ tsteq sp, r0, lsr #16 │ │ │ │ │ tsteq sp, r0, lsl r8 │ │ │ │ │ @@ -2361688,17 +2361460,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq sp, r0, r6, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2361884,19 +2361656,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #26 │ │ │ │ │ - smlatteq sp, r8, sp, ip │ │ │ │ │ - eoreq sp, r1, #8, 24 @ 0x800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ + tsteq sp, r0, asr #26 │ │ │ │ │ + eoreq sp, r1, #32, 24 @ 0x2000 │ │ │ │ │ + swpeq lr, r8, [sp] │ │ │ │ │ + strdle r6, [r4], -r0 │ │ │ │ │ tsteq sp, r0, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ smlabbeq sp, r0, r6, r8 │ │ │ │ │ cmpeq r4, r8, asr #27 │ │ │ │ │ tsteq sp, r8, ror #26 │ │ │ │ │ @@ -2361924,21 +2361696,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c5b90 │ │ │ │ │ smlabteq sp, r8, sp, ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r7, r0, ror #8 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r0, r0, lr │ │ │ │ │ + smlatteq sp, r8, sp, ip │ │ │ │ │ smlatteq sp, r0, sp, ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r5, r0, lsr #27 │ │ │ │ │ smlatbeq sp, r8, sp, ip │ │ │ │ │ - swpeq lr, r8, [sp] │ │ │ │ │ - strdle r6, [r4], -r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strheq lr, [sp, -r8] │ │ │ │ │ swpeq lr, r0, [sp] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ @@ -2363085,15 +2362857,15 @@ │ │ │ │ │ sbcseq lr, r8, r0, asr lr │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r8, ror r0 │ │ │ │ │ ... │ │ │ │ │ - rscseq r8, r2, r0, lsl #23 │ │ │ │ │ + rscseq r0, r3, r0, lsl #23 │ │ │ │ │ mrseq pc, (UNDEF: 13) @ │ │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r8, asr #32 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ @@ -2363123,28 +2362895,28 @@ │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ smlabbeq sp, r8, r0, lr │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq sp, r5, r8, ror #30 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ - smlabteq sp, r0, r1, lr │ │ │ │ │ + smlatbeq sp, r0, r0, lr │ │ │ │ │ andle r0, r0, r9, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strheq lr, [sp, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #56, 24 @ 0x3800 │ │ │ │ │ strheq lr, [sp, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r1, r0, lsr #2 │ │ │ │ │ tsteq sp, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r8, r1, lr │ │ │ │ │ + smlabteq sp, r0, r1, lr │ │ │ │ │ ldrdeq lr, [sp, -r8] │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ │ ldrdeq lr, [sp, -r0] │ │ │ │ │ strdeq lr, [sp, -r0] │ │ │ │ │ @@ -2363197,16 +2362969,16 @@ │ │ │ │ │ smlabbeq sp, r8, r1, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #32, 24 @ 0x2000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r8, r1, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, r1, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2363278,35 +2363050,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010de2b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010de290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr r3 │ │ │ │ │ + tsteq sp, r0, asr #6 │ │ │ │ │ tsteq sp, r0, lsl r3 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ tsteq sp, r8, lsr #6 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ - ldrdeq lr, [sp, -r0] │ │ │ │ │ - eoreq sp, r1, #80, 24 @ 0x5000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr #6 │ │ │ │ │ + tsteq sp, r8, lsr r3 │ │ │ │ │ + eoreq sp, r1, #104, 24 @ 0x6800 │ │ │ │ │ + ldrdeq lr, [sp, -r8] │ │ │ │ │ + andle sl, r0, r7, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq sp, r0, sl, lr │ │ │ │ │ + ldrdeq lr, [sp, -r0] │ │ │ │ │ tsteq sp, r0, ror #6 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, ror #12 │ │ │ │ │ tsteq sp, r8, asr r3 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ @@ -2363777,20 +2363549,20 @@ │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r8, sl, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010de898 │ │ │ │ │ - ldrdeq lr, [sp, -r8] │ │ │ │ │ - andle sl, r0, r7, lsl lr │ │ │ │ │ - strdeq lr, [sp, -r8] │ │ │ │ │ - andle r0, r0, lr, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, sl, lr │ │ │ │ │ + smlatteq sp, r0, sl, lr │ │ │ │ │ + andle r0, r0, lr, lsr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #128, 24 @ 0x8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [sp, -r0] │ │ │ │ │ smlatteq sp, r8, fp, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsl fp │ │ │ │ │ @@ -2363850,17 +2363622,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010deb90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ strdeq r1, [pc, -r8] │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq lr, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ tsteq sp, r0, lsr #24 │ │ │ │ │ @@ -2363952,19 +2363724,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq sp, r0, ip, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, sp, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, sp, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ded98 │ │ │ │ │ - smlabbeq sp, r0, r4, pc @ │ │ │ │ │ - eoreq sp, r1, #152, 24 @ 0x9800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sp, lr │ │ │ │ │ + @ instruction: 0x010ded98 │ │ │ │ │ + eoreq sp, r1, #176, 24 @ 0xb000 │ │ │ │ │ + smlabbeq sp, r8, r4, pc @ │ │ │ │ │ + andle sl, r0, r6, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r4 @ │ │ │ │ │ @ instruction: 0x010dedb0 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ smlabteq sp, r0, sp, lr │ │ │ │ │ @@ -2364394,31 +2364166,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror r4 @ │ │ │ │ │ tsteq sp, r8, ror #8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsl #22 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010df490 │ │ │ │ │ + smlabbeq sp, r0, r4, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - smlabbeq sp, r8, r4, pc @ │ │ │ │ │ - andle sl, r0, r6, lsl #14 │ │ │ │ │ - @ instruction: 0x010df4b0 │ │ │ │ │ - andle r0, r0, ip, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010df498 │ │ │ │ │ + @ instruction: 0x010df490 │ │ │ │ │ + andle r0, r0, ip, asr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, r4, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, r4, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010df4b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010df4b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r4, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r8, r4, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2364426,41 +2364198,41 @@ │ │ │ │ │ smlatteq sp, r0, r4, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsl r5 @ │ │ │ │ │ + tsteq sp, r8, lsl r5 @ │ │ │ │ │ tsteq sp, r0, lsl #10 @ │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ - tsteq sp, r0, asr #10 @ │ │ │ │ │ - eoreq sp, r1, #224, 24 @ 0xe000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl r5 @ │ │ │ │ │ + tsteq sp, r0, lsl r5 @ │ │ │ │ │ + eoreq sp, r1, #248, 24 @ 0xf800 │ │ │ │ │ + tsteq sp, r0, asr r5 @ │ │ │ │ │ + andle pc, r0, r4, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r5 @ │ │ │ │ │ tsteq sp, r8, lsr #10 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r1, r8, asr #13 │ │ │ │ │ strdeq pc, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr r5 @ │ │ │ │ │ - tsteq sp, r0, asr r5 @ │ │ │ │ │ - andle pc, r0, r4, ror r5 @ │ │ │ │ │ + tsteq sp, r0, asr #10 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #10 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ - smlabteq sp, r8, r5, pc @ │ │ │ │ │ + tsteq sp, r8, asr r5 @ │ │ │ │ │ andle r0, r0, ip, lsr #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #10 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, r5, pc @ │ │ │ │ │ tsteq sp, r8, ror r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ │ @@ -2364478,17 +2364250,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ @ instruction: 0x010df5b8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r4, r8, asr #1 │ │ │ │ │ @ instruction: 0x010df590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq sp, r8, r5, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [sp, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #12 @ │ │ │ │ │ smlatteq sp, r8, r5, pc @ │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2364502,19 +2364274,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr r6 @ │ │ │ │ │ - ldrdeq pc, [sp, -r8] │ │ │ │ │ - eoreq sp, r1, #40, 26 @ 0xa00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #12 @ │ │ │ │ │ + tsteq sp, r0, lsr r6 @ │ │ │ │ │ + eoreq sp, r1, #64, 26 @ 0x1000 │ │ │ │ │ + strdeq pc, [sp, -r0] │ │ │ │ │ + andle r0, r1, r3, asr #4 │ │ │ │ │ tsteq sp, r0, asr #12 @ │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, asr r6 @ │ │ │ │ │ tsteq sp, r8, lsr r6 @ │ │ │ │ │ tsteq sp, r8, asr r6 @ │ │ │ │ │ @@ -2364674,25 +2364446,25 @@ │ │ │ │ │ smlabteq sp, r0, r8, pc @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r1, r8, lsr #24 │ │ │ │ │ tsteq sp, r8, ror r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq pc, [sp, -r8] │ │ │ │ │ - strdeq pc, [sp, -r0] │ │ │ │ │ - andle r0, r1, r3, asr #4 │ │ │ │ │ + ldrdeq pc, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr r9 @ │ │ │ │ │ smlatteq sp, r8, r8, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, lsl r1 │ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ │ - tsteq sp, r0, ror #18 @ │ │ │ │ │ + strdeq pc, [sp, -r8] │ │ │ │ │ mulle r0, ip, sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr r9 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #88, 26 @ 0x1600 │ │ │ │ │ adcseq r4, r7, r0, ror sl │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ tsteq sp, r8, lsr #18 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r1, sl, r0, r5 │ │ │ │ │ @ instruction: 0x012fdc38 │ │ │ │ │ tsteq sp, r0, lsr #18 @ │ │ │ │ │ @@ -2364706,19 +2364478,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r9 @ │ │ │ │ │ tsteq sp, r8, asr #18 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r1, r0, asr #23 │ │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq sp, r8, r9, pc @ │ │ │ │ │ + tsteq sp, r0, ror #18 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #64, 26 @ 0x1000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r8, r9, pc @ │ │ │ │ │ smlabbeq sp, r0, r9, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror r9 @ │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr r9 @ │ │ │ │ │ umlaleq r6, pc, r0, sp @ │ │ │ │ │ @@ -2364748,229 +2364520,229 @@ │ │ │ │ │ smlatteq sp, r8, r9, pc @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, ip, r8, lsl #12 │ │ │ │ │ @ instruction: 0x010df998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl #20 @ │ │ │ │ │ - tsteq sp, r8, lsr #20 @ │ │ │ │ │ - eoreq sp, r1, #112, 26 @ 0x1c00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl sl @ │ │ │ │ │ + tsteq sp, r8, lsl #20 @ │ │ │ │ │ + eoreq sp, r1, #136, 26 @ 0x2200 │ │ │ │ │ + tsteq sp, r0, asr #20 @ │ │ │ │ │ + andle r7, r3, sp, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr #20 @ │ │ │ │ │ - tsteq sp, r0, asr #20 @ │ │ │ │ │ - andle r7, r3, sp, ror #17 │ │ │ │ │ + tsteq sp, r8, lsr #20 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #20 @ │ │ │ │ │ tsteq sp, r8, lsr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r1, [r5], r8 │ │ │ │ │ @ instruction: 0x0112e590 │ │ │ │ │ - smlabbeq sp, r8, sl, pc @ │ │ │ │ │ + tsteq sp, r8, asr #20 @ │ │ │ │ │ andle r0, r0, r1, lsl #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror #20 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #160, 26 @ 0x2800 │ │ │ │ │ tsteq sp, r8, asr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r8, r0, ror r0 │ │ │ │ │ @ instruction: 0x0112e5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, sl, pc @ │ │ │ │ │ tsteq sp, r8, ror sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, lr, r8, asr #21 │ │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r8, sl, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfa90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfa98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, sl, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, sl, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq sp, r8, sl, pc @ │ │ │ │ │ - strdeq pc, [sp, -r8] │ │ │ │ │ - eoreq sp, r1, #184, 26 @ 0x2e00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [sp, -r0] │ │ │ │ │ + smlabteq sp, r8, sl, pc @ │ │ │ │ │ + eoreq sp, r1, #208, 26 @ 0x3400 │ │ │ │ │ + tsteq sp, r0, lsl fp @ │ │ │ │ │ + andle r0, r6, r7, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [sp, -r0] │ │ │ │ │ smlatteq sp, r8, sl, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl fp @ │ │ │ │ │ - tsteq sp, r0, lsl fp @ │ │ │ │ │ - andle r0, r6, r7, ror lr │ │ │ │ │ + strdeq pc, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr fp @ │ │ │ │ │ tsteq sp, r8, lsl #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r4, lr, r0, r9 │ │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ │ - tsteq sp, r8, asr fp @ │ │ │ │ │ + tsteq sp, r8, lsl fp @ │ │ │ │ │ andle r0, r0, r9, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr fp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq sp, r8, lsr #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r9, r8, ror #25 │ │ │ │ │ tsteq r2, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr fp @ │ │ │ │ │ tsteq sp, r8, asr #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r0, lsl #13 │ │ │ │ │ + adceq r6, lr, r0, ror #13 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, asr fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #22 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, fp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, fp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010dfb98 │ │ │ │ │ - smlabteq sp, r8, fp, pc @ │ │ │ │ │ - eoreq sp, r1, #0, 28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, fp, pc @ │ │ │ │ │ + @ instruction: 0x010dfb98 │ │ │ │ │ + eoreq sp, r1, #24, 28 @ 0x180 │ │ │ │ │ + ldrdeq pc, [sp, -r0] │ │ │ │ │ + @ instruction: 0xd00115bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, fp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, fp, pc @ │ │ │ │ │ @ instruction: 0x010dfbb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq r9, [ip], r8 │ │ │ │ │ + adceq r9, ip, r8, asr #25 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [sp, -r8] │ │ │ │ │ - ldrdeq pc, [sp, -r0] │ │ │ │ │ - @ instruction: 0xd00115bc │ │ │ │ │ - strdeq pc, [sp, -r8] │ │ │ │ │ - andle r0, r0, r5, asr #2 │ │ │ │ │ + smlabteq sp, r8, fp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, fp, pc @ │ │ │ │ │ + ldrdeq pc, [sp, -r8] │ │ │ │ │ + andle r0, r0, r5, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, fp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq pc, [sp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #24 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr ip @ │ │ │ │ │ - tsteq sp, r8, asr ip @ │ │ │ │ │ - eoreq sp, r1, #72, 28 @ 0x480 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #24 @ │ │ │ │ │ + tsteq sp, r8, lsr ip @ │ │ │ │ │ + eoreq sp, r1, #96, 28 @ 0x600 │ │ │ │ │ + tsteq sp, r0, ror #24 @ │ │ │ │ │ + andle r1, r4, r7, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror #24 @ │ │ │ │ │ - tsteq sp, r0, ror #24 @ │ │ │ │ │ - andle r1, r4, r7, lsl #31 │ │ │ │ │ - smlabbeq sp, r8, ip, pc @ │ │ │ │ │ - andle r0, r0, sp, ror #4 │ │ │ │ │ + tsteq sp, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror ip @ │ │ │ │ │ + tsteq sp, r8, ror #24 @ │ │ │ │ │ + andle r0, r0, sp, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, ip, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r8, ip, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfc90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, ip, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r8, ip, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfcb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfcb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq pc, [sp, -r0] │ │ │ │ │ ldrdeq pc, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsl #26 @ │ │ │ │ │ - eoreq sp, r1, #144, 28 @ 0x900 │ │ │ │ │ + eoreq sp, r1, #168, 28 @ 0xa80 │ │ │ │ │ @ instruction: 0x010d8298 │ │ │ │ │ smlabteq pc, r8, ip, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq pc, [sp, -r0] │ │ │ │ │ + tsteq sp, r0, lsl sp @ │ │ │ │ │ + mulle r5, r9, r1 │ │ │ │ │ smlabteq sp, r8, ip, pc @ │ │ │ │ │ smlatteq pc, r0, ip, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsl sp @ │ │ │ │ │ - tsteq sp, r0, lsl sp @ │ │ │ │ │ - mulle r5, r9, r1 │ │ │ │ │ - tsteq sp, r0, asr sp @ │ │ │ │ │ - andle r0, r0, sp, lsr #3 │ │ │ │ │ + tsteq sp, r8, lsl #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #26 @ │ │ │ │ │ + tsteq sp, r8, lsl sp @ │ │ │ │ │ + andle r0, r0, sp, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #26 @ │ │ │ │ │ tsteq sp, r8, lsr sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r8, lr, r0, asr #5 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010dfd98 │ │ │ │ │ + tsteq sp, r0, asr sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #168, 28 @ 0xa80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010dfd98 │ │ │ │ │ tsteq sp, r0, ror #26 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r7, r0, lsl r1 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ smlabbeq sp, r0, r6, pc @ │ │ │ │ │ ldrdeq sl, [r3], #120 @ 0x78 │ │ │ │ │ tsteq sp, r8, ror sp @ │ │ │ │ │ @@ -2365000,55 +2364772,55 @@ │ │ │ │ │ @ instruction: 0x0110c190 │ │ │ │ │ rscseq r8, sl, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, sp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r8, sp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq pc, [sp, -r8] │ │ │ │ │ - tsteq sp, r8, lsl lr @ │ │ │ │ │ - eoreq sp, r1, #216, 28 @ 0xd80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #28 @ │ │ │ │ │ + strdeq pc, [sp, -r8] │ │ │ │ │ + eoreq sp, r1, #240, 28 @ 0xf00 │ │ │ │ │ + tsteq sp, r8, asr #28 @ │ │ │ │ │ + andle sp, r6, r5, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr lr @ │ │ │ │ │ - tsteq sp, r8, asr #28 @ │ │ │ │ │ - andle sp, r6, r5, ror #3 │ │ │ │ │ + tsteq sp, r8, lsl lr @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror lr @ │ │ │ │ │ tsteq sp, r8, lsr #28 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e7d0 │ │ │ │ │ tsteq sp, r8, ror #26 @ │ │ │ │ │ smulleq r8, r3, r0, lr │ │ │ │ │ tsteq sp, r0, asr #28 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e7d0 │ │ │ │ │ - smlabbeq sp, r8, lr, pc @ │ │ │ │ │ + tsteq sp, r8, asr lr @ │ │ │ │ │ andle r0, r0, sp, lsr #32 │ │ │ │ │ adcseq r1, fp, r0, lsl #2 │ │ │ │ │ @ instruction: 0x012fde90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, ror lr @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #8, 30 │ │ │ │ │ tsteq sp, r8, ror #28 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl #17 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r0, lr, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq sp, r8, lr, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq sp, r0, lr, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #240, 28 @ 0xf00 │ │ │ │ │ smlatteq sp, r8, sp, r7 │ │ │ │ │ smlabteq pc, r0, lr, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dfeb8 │ │ │ │ │ @ instruction: 0x010dfe90 │ │ │ │ │ @@ -2365062,43 +2364834,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq sp, r0, lr, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq pc, [sp, -r0] │ │ │ │ │ - tsteq sp, r0, lsr #30 @ │ │ │ │ │ - eoreq sp, r1, #32, 30 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #30 @ │ │ │ │ │ + strdeq pc, [sp, -r0] │ │ │ │ │ + eoreq sp, r1, #56, 30 @ 0xe0 │ │ │ │ │ + tsteq sp, r8, lsr #30 @ │ │ │ │ │ + andle sp, r6, r3, lsl r2 │ │ │ │ │ tsteq sp, r0, lsl #30 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r8, asr #13 │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr pc @ │ │ │ │ │ - tsteq sp, r8, lsr #30 @ │ │ │ │ │ - andle sp, r6, r3, lsl r2 │ │ │ │ │ - tsteq sp, r0, asr pc @ │ │ │ │ │ - andle r0, r0, r9, lsr r0 │ │ │ │ │ + tsteq sp, r0, lsr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr pc @ │ │ │ │ │ + tsteq sp, r0, lsr pc @ │ │ │ │ │ + andle r0, r0, r9, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, asr pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror pc @ │ │ │ │ │ tsteq sp, r0, ror pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, asr r6 │ │ │ │ │ @@ -2365108,31 +2364880,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq sp, r8, pc, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dff98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq sp, r8, pc, pc @ │ │ │ │ │ - smlabteq sp, r8, pc, pc @ │ │ │ │ │ - eoreq sp, r1, #104, 30 @ 0x1a0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dffb0 │ │ │ │ │ + smlatbeq sp, r8, pc, pc @ │ │ │ │ │ + eoreq sp, r1, #128, 30 @ 0x200 │ │ │ │ │ + ldrdeq pc, [sp, -r0] │ │ │ │ │ + andle sp, r6, sp, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010dffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq sp, r0, pc, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [sp, -r8] │ │ │ │ │ - ldrdeq pc, [sp, -r0] │ │ │ │ │ - andle sp, r6, sp, asr #4 │ │ │ │ │ - tsteq lr, r8, lsr #32 │ │ │ │ │ - andle r0, r0, r0, lsr r0 │ │ │ │ │ + smlabteq sp, r8, pc, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [sp, -r0] │ │ │ │ │ + ldrdeq pc, [sp, -r8] │ │ │ │ │ + andle r0, r0, r0, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #152, 30 @ 0x260 │ │ │ │ │ smlatteq sp, r8, pc, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2365142,17 +2364914,17 @@ │ │ │ │ │ smlatbeq sp, r8, lr, pc @ │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2365162,49 +2364934,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strheq r0, [lr, -r0] │ │ │ │ │ swpeq r0, r0, [lr] │ │ │ │ │ - smlabteq lr, r8, r0, r0 │ │ │ │ │ - eoreq sp, r1, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq sp, r1, #200, 30 @ 0x320 │ │ │ │ │ smlabbeq lr, r8, r0, r0 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ adcseq lr, sl, r0, lsl pc │ │ │ │ │ rscseq r8, sl, r8, lsl #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strheq r0, [lr, -r0] │ │ │ │ │ + ldrdeq r0, [lr, -r0] │ │ │ │ │ + andle sp, r6, lr, ror r2 │ │ │ │ │ smlatbeq lr, r0, r0, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r1, r0, lsr #31 │ │ │ │ │ tsteq r2, r8, asr sl │ │ │ │ │ adcseq r1, r2, r0, asr #8 │ │ │ │ │ msreq (UNDEF: 47), r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r0, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [lr, -r8] │ │ │ │ │ - ldrdeq r0, [lr, -r0] │ │ │ │ │ - andle sp, r6, lr, ror r2 │ │ │ │ │ - strdeq r0, [lr, -r8] │ │ │ │ │ - andle r0, r0, ip, lsr r0 │ │ │ │ │ + smlabteq lr, r8, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r0, r0 │ │ │ │ │ + ldrdeq r0, [lr, -r8] │ │ │ │ │ + andle r0, r0, ip, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r1, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r0, [lr, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ mrseq r0, (UNDEF: 30) │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r1, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ tsteq lr, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, lsr r9 │ │ │ │ │ @@ -2365215,15 +2364987,15 @@ │ │ │ │ │ @ instruction: 0x010e0290 │ │ │ │ │ tsteq lr, r8, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, lsr sl │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ tsteq sp, r0, lsr lr @ │ │ │ │ │ sbceq r6, r0, r8, lsr ip │ │ │ │ │ - ldrsbteq r3, [r5], r0 │ │ │ │ │ + adcseq r3, r5, r0, ror #19 │ │ │ │ │ smlawteq pc, r0, r6, pc @ │ │ │ │ │ tsteq lr, r8, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @@ -2365300,85 +2365072,85 @@ │ │ │ │ │ smlabbeq lr, r8, r2, r0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e02b8 │ │ │ │ │ + ldrdeq r0, [lr, -r0] │ │ │ │ │ smlatbeq lr, r8, r2, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r4, r8, lsl #1 │ │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ │ - smlatteq lr, r8, r2, r0 │ │ │ │ │ - eoreq lr, r1, #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [lr, -r0] │ │ │ │ │ + @ instruction: 0x010e02b8 │ │ │ │ │ + eoreq lr, r1, #32 │ │ │ │ │ + strdeq r0, [lr, -r0] │ │ │ │ │ + @ instruction: 0xd006d2bb │ │ │ │ │ smlabteq lr, r8, r2, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r6, r0, lsl r6 │ │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r8, r2, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr r3 │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ - strdeq r0, [lr, -r0] │ │ │ │ │ - @ instruction: 0xd006d2bb │ │ │ │ │ - tsteq lr, r8, asr #6 │ │ │ │ │ andle r0, r0, pc, lsr #32 │ │ │ │ │ mrseq r0, ELR_hyp │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ strdeq r0, [lr, -r8] │ │ │ │ │ ldrshteq r3, [r5], r0 │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e0390 │ │ │ │ │ - adcseq r1, r5, r8, lsl #5 │ │ │ │ │ - msreq SP_hyp, r0 │ │ │ │ │ - @ instruction: 0x010e03b0 │ │ │ │ │ - eoreq lr, r1, #80 @ 0x50 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0398 │ │ │ │ │ + umlalseq r1, r5, r8, r2 │ │ │ │ │ + msreq SP_hyp, r0 │ │ │ │ │ + @ instruction: 0x010e0390 │ │ │ │ │ + eoreq lr, r1, #104 @ 0x68 │ │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ │ + andle sp, r6, fp, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r3, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r3, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r5 │ │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ │ - andle sp, r6, fp, ror #5 │ │ │ │ │ + @ instruction: 0x010e03b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #10 │ │ │ │ │ smlabteq lr, r0, r3, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, ror #5 │ │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ │ tsteq lr, r0, asr #2 │ │ │ │ │ ldrdeq r4, [r0], #0 │ │ │ │ │ ldrdeq r0, [lr, -r8] │ │ │ │ │ @@ -2365473,48 +2365245,48 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsr sl │ │ │ │ │ adcseq fp, r6, r8, ror r5 │ │ │ │ │ msreq CPSR_fsxc, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq lr, r8, ror r5 │ │ │ │ │ + tsteq lr, r8, asr r5 │ │ │ │ │ andle r0, r0, fp, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r5, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r5, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r5, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r5, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [lr, -r0] │ │ │ │ │ - adceq fp, sp, r8, asr r8 │ │ │ │ │ + strdeq r0, [lr, -r0] │ │ │ │ │ + adceq fp, sp, r8, ror r8 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #16 │ │ │ │ │ smlabteq lr, r0, r5, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ - tsteq lr, r8, lsr #12 │ │ │ │ │ - eoreq lr, r1, #152 @ 0x98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r0, [lr, -r0] │ │ │ │ │ + ldrdeq r0, [lr, -r0] │ │ │ │ │ + eoreq lr, r1, #176 @ 0xb0 │ │ │ │ │ + tsteq lr, r0, lsr r6 │ │ │ │ │ + andle r6, r7, fp, asr sp │ │ │ │ │ smlatteq lr, r8, r5, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ adcseq sp, r8, r0, ror #31 │ │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2365522,61 +2365294,61 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r6 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r0, asr #8 │ │ │ │ │ tsteq r2, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r6 │ │ │ │ │ + tsteq lr, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r0, asr r8 │ │ │ │ │ - tsteq lr, r0, lsr r6 │ │ │ │ │ - andle r6, r7, fp, asr sp │ │ │ │ │ - tsteq lr, r8, asr r6 │ │ │ │ │ - andle r0, r0, pc, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #12 │ │ │ │ │ + tsteq lr, r8, lsr r6 │ │ │ │ │ + andle r0, r0, pc, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r6, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r6, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e0698 │ │ │ │ │ - @ instruction: 0x010e06b8 │ │ │ │ │ - eoreq lr, r1, #224 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r6, r0 │ │ │ │ │ + @ instruction: 0x010e0698 │ │ │ │ │ + eoreq lr, r1, #248 @ 0xf8 │ │ │ │ │ + smlabteq lr, r0, r6, r0 │ │ │ │ │ + strdle r6, [r7], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r6, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e06b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r6, r0 │ │ │ │ │ - smlabteq lr, r0, r6, r0 │ │ │ │ │ - strdle r6, [r7], -r7 │ │ │ │ │ - tsteq lr, r0, lsl r8 │ │ │ │ │ - strdle r0, [r0], -ip │ │ │ │ │ + @ instruction: 0x010e06b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r8] │ │ │ │ │ + smlabteq lr, r8, r6, r0 │ │ │ │ │ + strdle r0, [r0], -ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #16, 2 │ │ │ │ │ ldrdeq r0, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011642b0 │ │ │ │ │ @ instruction: 0x0112eb90 │ │ │ │ │ smlabteq lr, r8, r3, r0 │ │ │ │ │ sbceq r7, r0, r0, lsr r5 │ │ │ │ │ strdeq r0, [lr, -r0] │ │ │ │ │ @@ -2365648,35 +2365420,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r4, [r4], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r8 │ │ │ │ │ - smlabteq lr, r8, r8, r0 │ │ │ │ │ - eoreq lr, r1, #40, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r8, r0 │ │ │ │ │ + tsteq lr, r8, asr r8 │ │ │ │ │ + eoreq lr, r1, #64, 2 │ │ │ │ │ + ldrdeq r0, [lr, -r0] │ │ │ │ │ + ldrdle r4, [r8], -sl │ │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ @ instruction: 0x0112ebd8 │ │ │ │ │ smlatteq lr, r0, r6, r0 │ │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2365694,31 +2365466,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e08b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r8, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [lr, -r8] │ │ │ │ │ - ldrdeq r0, [lr, -r0] │ │ │ │ │ - ldrdle r4, [r8], -sl │ │ │ │ │ - tsteq lr, r0, lsl #18 │ │ │ │ │ - andle r0, r0, r7, lsl r2 │ │ │ │ │ + smlabteq lr, r8, r8, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r8, r0 │ │ │ │ │ + ldrdeq r0, [lr, -r8] │ │ │ │ │ + andle r0, r0, r7, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, sl, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2365822,35 +2365594,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, sl, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [lr, -r0] │ │ │ │ │ - tsteq lr, r0, lsl #22 │ │ │ │ │ - eoreq lr, r1, #112, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [lr, -r8] │ │ │ │ │ + ldrdeq r0, [lr, -r0] │ │ │ │ │ + eoreq lr, r1, #136, 2 @ 0x22 │ │ │ │ │ + tsteq lr, r8, lsl #22 │ │ │ │ │ + strdle r6, [lr], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl fp │ │ │ │ │ - tsteq lr, r8, lsl #22 │ │ │ │ │ - strdle r6, [lr], -r1 │ │ │ │ │ - smlabbeq lr, r0, fp, r0 │ │ │ │ │ - strdle r0, [r0], -r3 │ │ │ │ │ + tsteq lr, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #22 │ │ │ │ │ + tsteq lr, r0, lsl fp │ │ │ │ │ + strdle r0, [r0], -r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #160, 2 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r8, lsl #15 │ │ │ │ │ adcseq r4, sl, r0, lsr #8 │ │ │ │ │ @@ -2365868,59 +2365640,59 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhteq r4, [r9], #72 @ 0x48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, fp, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #136, 2 @ 0x22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [lr, -r0] │ │ │ │ │ + ldrdeq r0, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - strdeq r0, [lr, -r0] │ │ │ │ │ - eoreq lr, r1, #184, 2 @ 0x2e │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [lr, -r8] │ │ │ │ │ + ldrdeq r0, [lr, -r0] │ │ │ │ │ + eoreq lr, r1, #208, 2 @ 0x34 │ │ │ │ │ + tsteq lr, r0, lsl #24 │ │ │ │ │ + andle fp, r2, r5, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #24 │ │ │ │ │ - tsteq lr, r0, lsl #24 │ │ │ │ │ - andle fp, r2, r5, lsr #13 │ │ │ │ │ + strdeq r0, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - tsteq lr, r8, lsr #24 │ │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ │ andle r0, r0, lr, lsl #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #208, 2 @ 0x34 │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r6, r8, ror #22 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ sbceq r9, r3, r0, asr #13 │ │ │ │ │ tsteq lr, r0, asr ip │ │ │ │ │ @@ -2365954,31 +2365726,31 @@ │ │ │ │ │ adceq r6, pc, r0, ror r9 @ │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, ip, r0 │ │ │ │ │ - tsteq lr, r0, lsl #26 │ │ │ │ │ - eoreq lr, r1, #0, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, ip, r0 │ │ │ │ │ + smlatteq lr, r0, ip, r0 │ │ │ │ │ + eoreq lr, r1, #24, 4 @ 0x80000001 │ │ │ │ │ + tsteq lr, r8, lsl #26 │ │ │ │ │ + andle fp, r2, r4, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl sp │ │ │ │ │ - tsteq lr, r8, lsl #26 │ │ │ │ │ - andle fp, r2, r4, lsr r8 │ │ │ │ │ - tsteq lr, r8, asr sp │ │ │ │ │ - andle r0, r0, r5, lsl #3 │ │ │ │ │ + tsteq lr, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ + tsteq lr, r0, lsl sp │ │ │ │ │ + andle r0, r0, r5, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2365986,17 +2365758,17 @@ │ │ │ │ │ tsteq lr, r0, asr #24 │ │ │ │ │ cmpeq r0, r8, asr r5 │ │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112ecb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366028,45 +2365800,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #28 │ │ │ │ │ - tsteq lr, r8, lsr #28 │ │ │ │ │ - eoreq lr, r1, #72, 4 @ 0x80000004 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl lr │ │ │ │ │ + tsteq lr, r8, lsl #28 │ │ │ │ │ + eoreq lr, r1, #96, 4 │ │ │ │ │ + tsteq lr, r8, ror #28 │ │ │ │ │ + @ instruction: 0xd002b9ba │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror lr │ │ │ │ │ - tsteq lr, r8, ror #28 │ │ │ │ │ - @ instruction: 0xd002b9ba │ │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, lr, r0 │ │ │ │ │ tsteq lr, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011c2cf8 │ │ │ │ │ tsteq r2, r8, asr #25 │ │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ tsteq r2, r8, asr #25 │ │ │ │ │ tsteq lr, r0, ror #28 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [r0], #160 @ 0xa0 │ │ │ │ │ - smlabbeq lr, r0, r0, r1 │ │ │ │ │ + tsteq lr, r0, ror lr │ │ │ │ │ andle r0, r0, pc, asr r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, lr, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #120, 4 @ 0x80000007 │ │ │ │ │ smlabbeq lr, r0, lr, r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl #5 @ │ │ │ │ │ tsteq r2, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e0e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366157,15 +2365929,15 @@ │ │ │ │ │ strdeq r0, [lr, -r8] │ │ │ │ │ strdeq r0, [lr, -r0] │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [lr, -r0] │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ - adceq r0, r2, r0, lsl #23 │ │ │ │ │ + adceq r8, r1, r0, lsl #23 │ │ │ │ │ mrseq r2, (UNDEF: 14) │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, r3, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #21 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ @@ -2366188,45 +2365960,45 @@ │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ qaddeq r1, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq (UNDEF: 47), r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, r0, r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r0, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq r1, r0, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq r1, r8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r0, r1 │ │ │ │ │ - tsteq lr, r0, ror #2 │ │ │ │ │ - eoreq lr, r1, #144, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r0, r1 │ │ │ │ │ + smlabteq lr, r0, r0, r1 │ │ │ │ │ + eoreq lr, r1, #168, 4 @ 0x8000000a │ │ │ │ │ + tsteq lr, r8, ror r1 │ │ │ │ │ + andle fp, r2, sl, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ smlatteq lr, r8, r0, r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ - adcseq r9, r5, r0, lsl #19 │ │ │ │ │ + adcseq r9, r5, r0, asr r9 │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r1, r1 │ │ │ │ │ + tsteq lr, r0, ror #2 │ │ │ │ │ mrseq r1, (UNDEF: 30) │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #2 │ │ │ │ │ rscseq r9, sl, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ tsteq lr, r0, asr #2 │ │ │ │ │ @@ -2366245,32 +2366017,32 @@ │ │ │ │ │ strheq r9, [r3], #152 @ 0x98 │ │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ │ strdeq r3, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [lr, -r8] │ │ │ │ │ - tsteq lr, r8, ror r1 │ │ │ │ │ - andle fp, r2, sl, lsl fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, r1, r1 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r8, lsl #15 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ - smlatbeq lr, r0, r1, r1 │ │ │ │ │ + smlabbeq lr, r0, r1, r1 │ │ │ │ │ strhle r0, [r0], -lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r1, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r1, r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r1, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e11b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e11b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r1, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366286,15 +2366058,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #6 │ │ │ │ │ + tsteq lr, r0, ror #6 │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #26 │ │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r3, r5, r0, lsl #10 │ │ │ │ │ @@ -2366365,38 +2366137,38 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ │ sbceq r2, r3, r0, lsl #31 │ │ │ │ │ - smlabbeq lr, r8, r3, r1 │ │ │ │ │ - eoreq lr, r1, #216, 4 @ 0x8000000d │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #6 │ │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ │ + eoreq lr, r1, #240, 4 │ │ │ │ │ + @ instruction: 0x010e1390 │ │ │ │ │ + andle r1, r0, sp, asr r8 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r3, r1 │ │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e1398 │ │ │ │ │ - @ instruction: 0x010e1390 │ │ │ │ │ - andle r1, r0, sp, asr r8 │ │ │ │ │ - strdeq r1, [lr, -r8] │ │ │ │ │ - strhle r0, [r0], -sp │ │ │ │ │ + smlabbeq lr, r8, r3, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e13b8 │ │ │ │ │ + @ instruction: 0x010e1398 │ │ │ │ │ + strhle r0, [r0], -sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366408,115 +2366180,115 @@ │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ smlatbeq sp, r8, r9, r7 │ │ │ │ │ sbceq r1, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r3, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #8 │ │ │ │ │ + strdeq r1, [lr, -r8] │ │ │ │ │ tsteq sp, r0, ror r9 │ │ │ │ │ smlaltteq r9, r0, r8, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #240, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r4 │ │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ │ - tsteq lr, r8, ror #8 │ │ │ │ │ - eoreq lr, r1, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq lr, r1, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r1, r8, ror #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r4 │ │ │ │ │ + smlabbeq lr, r0, r4, r1 │ │ │ │ │ + andle r8, r5, r5, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r4, r1 │ │ │ │ │ - smlabbeq lr, r0, r4, r1 │ │ │ │ │ - andle r8, r5, r5, asr #24 │ │ │ │ │ + tsteq lr, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r4, r1 │ │ │ │ │ tsteq lr, r8, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror sp │ │ │ │ │ - smlabteq lr, r0, r4, r1 │ │ │ │ │ + smlabbeq lr, r8, r4, r1 │ │ │ │ │ andle r0, r0, r6, lsl #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r4, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #80, 6 @ 0x40000001 │ │ │ │ │ @ instruction: 0x010e1498 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r0, lsl #6 │ │ │ │ │ @ instruction: 0x0112edb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r4, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e14b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r4, r1 │ │ │ │ │ + smlabteq lr, r0, r4, r1 │ │ │ │ │ smlabbeq sp, r0, r1, r8 │ │ │ │ │ smlawbeq pc, r0, sl, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #56, 6 @ 0xe0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r8, r4, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r4, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r4, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r8] │ │ │ │ │ adcseq pc, r4, r0, ror r7 @ │ │ │ │ │ msreq (UNDEF: 47), r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #10 │ │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ │ - eoreq lr, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ │ + tsteq lr, r8, lsl #10 │ │ │ │ │ + eoreq lr, r1, #128, 6 │ │ │ │ │ + tsteq lr, r0, asr #10 │ │ │ │ │ + @ instruction: 0xd0043fb8 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112edd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #10 │ │ │ │ │ - tsteq lr, r0, asr #10 │ │ │ │ │ - @ instruction: 0xd0043fb8 │ │ │ │ │ - tsteq lr, r8, ror r5 │ │ │ │ │ - strdle r0, [r0], -pc @ │ │ │ │ │ + tsteq lr, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ │ + tsteq lr, r8, asr #10 │ │ │ │ │ + strdle r0, [r0], -pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [pc, -r0]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r5, r1 │ │ │ │ │ + tsteq lr, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #128, 6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, r5, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r5, r1 │ │ │ │ │ smlatbeq lr, r0, r5, r1 │ │ │ │ │ @@ -2366530,43 +2366302,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [pc, -r8]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r5, r1 │ │ │ │ │ - tsteq lr, r0, lsl #12 │ │ │ │ │ - eoreq lr, r1, #176, 6 @ 0xc0000002 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r5, r1 │ │ │ │ │ + smlatteq lr, r0, r5, r1 │ │ │ │ │ + eoreq lr, r1, #200, 6 @ 0x20000003 │ │ │ │ │ + tsteq lr, r8, lsl #12 │ │ │ │ │ + andle r1, r0, r3, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r6 │ │ │ │ │ - tsteq lr, r8, lsl #12 │ │ │ │ │ - andle r1, r0, r3, lsr #18 │ │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ │ - strhle r0, [r0], -sl │ │ │ │ │ + tsteq lr, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ │ + tsteq lr, r0, lsl r6 │ │ │ │ │ + strhle r0, [r0], -sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r0, r0, lsr r9 │ │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r8, asr #22 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366576,157 +2366348,157 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r6, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r6, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r6, r1 │ │ │ │ │ + smlatbeq lr, r8, r6, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r4, [r4], #160 @ 0xa0 │ │ │ │ │ - ldrdeq r1, [lr, -r8] │ │ │ │ │ - eoreq lr, r1, #248, 6 @ 0xe0000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, r6, r1 │ │ │ │ │ + smlatbeq lr, r0, r6, r1 │ │ │ │ │ + eoreq lr, r1, #16, 8 @ 0x10000000 │ │ │ │ │ + strdeq r1, [lr, -r8] │ │ │ │ │ + andle r7, r3, r6, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e16b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e16b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #14 │ │ │ │ │ + ldrdeq r1, [lr, -r8] │ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - strdeq r1, [lr, -r8] │ │ │ │ │ - andle r7, r3, r6, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl r7 │ │ │ │ │ adcseq r9, sp, r8, ror #14 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsr #11 │ │ │ │ │ @ instruction: 0x0112ee90 │ │ │ │ │ - tsteq lr, r8, lsr r7 │ │ │ │ │ + tsteq lr, r0, lsl #14 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #40, 8 @ 0x28000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ tsteq lr, r0, lsr #14 │ │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ ldrhteq r8, [r6], r0 │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e1798 │ │ │ │ │ + smlatbeq lr, r0, r7, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ smlabbeq lr, r8, r7, r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, ip, r0, ror #24 │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ - smlabteq lr, r8, r7, r1 │ │ │ │ │ - eoreq lr, r1, #64, 8 @ 0x40000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r7, r1 │ │ │ │ │ + @ instruction: 0x010e1798 │ │ │ │ │ + eoreq lr, r1, #88, 8 @ 0x58000000 │ │ │ │ │ + ldrdeq r1, [lr, -r0] │ │ │ │ │ + andle r4, r2, r9, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r7, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e17b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r1, [lr, -r8] │ │ │ │ │ + smlabteq lr, r8, r7, r1 │ │ │ │ │ adcseq r0, r8, r0, lsl #7 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ - ldrdeq r1, [lr, -r0] │ │ │ │ │ - andle r4, r2, r9, ror #10 │ │ │ │ │ - strdeq r1, [lr, -r8] │ │ │ │ │ - andle r0, r0, r4, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r7, r1 │ │ │ │ │ + ldrdeq r1, [lr, -r8] │ │ │ │ │ + andle r0, r0, r4, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r7, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r1, [lr, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #16 │ │ │ │ │ + tsteq lr, r8, asr #16 │ │ │ │ │ strdeq r5, [sp], r0 @ │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ - tsteq lr, r0, ror r8 │ │ │ │ │ - eoreq lr, r1, #136, 8 @ 0x88000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #16 │ │ │ │ │ + tsteq lr, r0, asr #16 │ │ │ │ │ + eoreq lr, r1, #160, 8 @ 0xa0000000 │ │ │ │ │ + tsteq lr, r8, ror r8 │ │ │ │ │ + ldrdle sp, [r6], -r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r8, r1 │ │ │ │ │ - tsteq lr, r8, ror r8 │ │ │ │ │ - ldrdle sp, [r6], -r6 │ │ │ │ │ - smlabteq lr, r0, r8, r1 │ │ │ │ │ - ldrdle r0, [r0], -ip │ │ │ │ │ + tsteq lr, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r8, r1 │ │ │ │ │ + smlabbeq lr, r0, r8, r1 │ │ │ │ │ + ldrdle r0, [r0], -ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r1, [lr, -r8] │ │ │ │ │ + smlabteq lr, r0, r8, r1 │ │ │ │ │ adcseq r5, r2, r8, ror ip │ │ │ │ │ smlawteq pc, r0, fp, pc @ │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq sp, r8, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #160, 8 @ 0xa0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r1, [lr, -r8] │ │ │ │ │ @ instruction: 0x010e18b0 │ │ │ │ │ qaddeq r3, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq sp, r8, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r8, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366738,93 +2366510,93 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #18 │ │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ │ - eoreq lr, r1, #208, 8 @ 0xd0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ │ + tsteq lr, r0, lsr #18 │ │ │ │ │ + eoreq lr, r1, #232, 8 @ 0xe8000000 │ │ │ │ │ + tsteq lr, r0, asr r9 │ │ │ │ │ + andle r1, r0, r6, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ adcseq r7, r0, r8, lsl #29 │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r9 │ │ │ │ │ - tsteq lr, r0, asr r9 │ │ │ │ │ - andle r1, r0, r6, ror #19 │ │ │ │ │ - smlabbeq lr, r8, r9, r1 │ │ │ │ │ - mulle r0, r6, r0 │ │ │ │ │ + tsteq lr, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r9 │ │ │ │ │ + tsteq lr, r8, asr r9 │ │ │ │ │ + mulle r0, r6, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #0, 10 │ │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r8, [lr], r8 │ │ │ │ │ @ instruction: 0x0112eef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r9, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, r9, r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1990 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e19b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e19b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r9, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r1, [lr, -r0] │ │ │ │ │ - tsteq lr, r0, lsl #20 │ │ │ │ │ - eoreq lr, r1, #24, 10 @ 0x6000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r9, r1 │ │ │ │ │ + ldrdeq r1, [lr, -r0] │ │ │ │ │ + eoreq lr, r1, #48, 10 @ 0xc000000 │ │ │ │ │ + tsteq lr, r0, lsr #20 │ │ │ │ │ + ldrdle r8, [r8], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq r9, r0, r8, ror #20 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #20 │ │ │ │ │ - tsteq lr, r0, lsr #20 │ │ │ │ │ - ldrdle r8, [r8], -r5 │ │ │ │ │ + tsteq lr, r0, lsl #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr sl │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ strdeq r7, [sp, -r0] │ │ │ │ │ sbceq r7, r1, r0, lsl #6 │ │ │ │ │ adceq r2, ip, r8, lsl r1 │ │ │ │ │ strdeq pc, [pc, -r0]! │ │ │ │ │ - tsteq lr, r8, asr #20 │ │ │ │ │ + tsteq lr, r8, lsr #20 │ │ │ │ │ @ instruction: 0xd00008be │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1a90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r8, r1, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r0, pc, fp @ │ │ │ │ │ tsteq r9, r8, asr fp │ │ │ │ │ @@ -2366854,21 +2366626,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, sl, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r1, [lr, -r8] │ │ │ │ │ + tsteq lr, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ - tsteq lr, r8, asr #22 │ │ │ │ │ - eoreq lr, r1, #96, 10 @ 0x18000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl fp │ │ │ │ │ + strdeq r1, [lr, -r8] │ │ │ │ │ + eoreq lr, r1, #120, 10 @ 0x1e000000 │ │ │ │ │ + tsteq lr, r0, asr fp │ │ │ │ │ + @ instruction: 0xd00373b7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01114f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366878,31 +2366650,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #22 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ smlatbeq lr, r0, sl, r1 │ │ │ │ │ tsteq lr, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #22 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ - tsteq lr, r0, asr fp │ │ │ │ │ - @ instruction: 0xd00373b7 │ │ │ │ │ - smlabbeq lr, r0, fp, r1 │ │ │ │ │ andle r0, r0, r4, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, fp, r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, fp, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #120, 10 @ 0x1e000000 │ │ │ │ │ @ instruction: 0x010e1b90 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x010e1b98 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2366920,23 +2366692,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, fp, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, fp, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, lr, r1 │ │ │ │ │ + smlatbeq lr, r8, lr, r1 │ │ │ │ │ strdeq r1, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ smlabteq lr, r0, r2, r1 │ │ │ │ │ - sbceq r4, r0, r0, lsl ip │ │ │ │ │ + sbceq r4, r0, r8, lsr ip │ │ │ │ │ tsteq lr, r8, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq lr, r0, lsr ip │ │ │ │ │ @@ -2366944,15 +2366716,15 @@ │ │ │ │ │ tsteq r5, r8, ror #19 │ │ │ │ │ sbceq r2, r1, r0, lsl #11 │ │ │ │ │ tsteq lr, r0, asr #24 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ tsteq lr, r0, asr ip │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #1 │ │ │ │ │ tsteq lr, r8, asr ip │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ @@ -2367014,15 +2366786,15 @@ │ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ - sbceq r4, r0, r0, lsl ip │ │ │ │ │ + sbceq r4, r0, r8, lsr ip │ │ │ │ │ smlatteq lr, r8, sp, r1 │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ smlabbeq lr, r8, sp, r1 │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ smlabbeq lr, r0, sp, r1 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2367072,57 +2366844,57 @@ │ │ │ │ │ tsteq lr, r8, lsr lr │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #1 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ adcseq r9, r7, r0, ror #29 │ │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [pc, -r0] │ │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ │ cmpeq r4, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlabbeq lr, r0, lr, r1 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - smlabteq lr, r0, lr, r1 │ │ │ │ │ - eoreq lr, r1, #168, 10 @ 0x2a000000 │ │ │ │ │ + smlatbeq lr, r0, lr, r1 │ │ │ │ │ + eoreq lr, r1, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x010e1e98 │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, lr, r1 │ │ │ │ │ + smlabteq lr, r8, lr, r1 │ │ │ │ │ + andle r7, r3, fp, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r1, [lr, -r0] │ │ │ │ │ - smlabteq lr, r8, lr, r1 │ │ │ │ │ - andle r7, r3, fp, ror r1 │ │ │ │ │ - strdeq r1, [lr, -r0] │ │ │ │ │ - andle r0, r0, sl, lsr #1 │ │ │ │ │ + smlabteq lr, r0, lr, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ + ldrdeq r1, [lr, -r0] │ │ │ │ │ + andle r0, r0, sl, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, lr, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, lr, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r1, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ │ adcseq r1, r2, r0, ror #21 │ │ │ │ │ @@ -2367140,45 +2366912,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr pc │ │ │ │ │ adcseq r5, r1, r0, ror fp │ │ │ │ │ ldrsheq r0, [r0, -r8]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #30 │ │ │ │ │ - @ instruction: 0x010e1f98 │ │ │ │ │ - eoreq lr, r1, #240, 10 @ 0x3c000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror pc │ │ │ │ │ + tsteq lr, r8, ror #30 │ │ │ │ │ + eoreq lr, r1, #8, 12 @ 0x800000 │ │ │ │ │ + smlatbeq lr, r0, pc, r1 @ │ │ │ │ │ + ldrdle r4, [r7], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1f90 │ │ │ │ │ smlabbeq lr, r8, pc, r1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112ef98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, pc, r1 @ │ │ │ │ │ - smlatbeq lr, r0, pc, r1 @ │ │ │ │ │ - ldrdle r4, [r7], -r2 │ │ │ │ │ - ldrdeq r1, [lr, -r0] │ │ │ │ │ - andle r0, r0, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x010e1f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e1fb0 │ │ │ │ │ + smlatbeq lr, r8, pc, r1 @ │ │ │ │ │ + andle r0, r0, r0, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, pc, r1 @ │ │ │ │ │ strdeq sl, [pc, -r0] │ │ │ │ │ teqeq r0, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, pc, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r1, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, pc, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, pc, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2367189,71 +2366961,71 @@ │ │ │ │ │ mrseq r3, (UNDEF: 14) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #32 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ @ instruction: 0x011bfbd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ - ldrdmi r5, [r8], #244 @ 0xf4 │ │ │ │ │ + ldccc 12, cr11, [sp, #368]! @ 0x170 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq fp, r8, asr ip @ │ │ │ │ │ + tsteq fp, r8, ror #23 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ - strdmi r5, [r8], #240 @ 0xf0 │ │ │ │ │ + ldccc 12, cr11, [sp, #480]! @ 0x1e0 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq fp, r8, ror ip @ │ │ │ │ │ + @ instruction: 0x011bfbf8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ - sbcmi r6, r8, r0, lsl r0 │ │ │ │ │ + ldccc 12, cr11, [sp, #608]! @ 0x260 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r0, r2 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - tsteq fp, r8, ror ip @ │ │ │ │ │ + @ instruction: 0x011bfbf8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq r8, [pc, -r8] │ │ │ │ │ - sbcmi r6, r8, r8, lsr r0 │ │ │ │ │ + ldccc 12, cr11, [sp, #768]! @ 0x300 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r0, r2 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - @ instruction: 0x011bfcb8 │ │ │ │ │ + tsteq fp, r0, lsr ip @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq r8, [pc, -r8] │ │ │ │ │ - sbcmi r6, r8, r0, rrx │ │ │ │ │ + ldccc 12, cr11, [sp, #928]! @ 0x3a0 │ │ │ │ │ smlatbeq pc, r0, r1, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r0, r2 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011bfcf0 │ │ │ │ │ + tsteq fp, r8, ror ip @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrdeq r8, [pc, -r0] │ │ │ │ │ - smullmi r6, r8, r8, r0 │ │ │ │ │ + ldccc 13, cr11, [sp, #128]! @ 0x80 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ ldrdeq r8, [pc, -r8] │ │ │ │ │ cmpeq fp, r4, asr #8 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011bfcf8 │ │ │ │ │ + @ instruction: 0x011bfc90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011147b8 │ │ │ │ │ - ldrdmi r6, [r8], #4 │ │ │ │ │ + ldccc 13, cr11, [sp, #368]! @ 0x170 │ │ │ │ │ smlabbeq pc, r8, r4, r4 @ │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq pc, r2, r9, ror #21 │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ umullseq fp, sl, r8, r9 │ │ │ │ │ @ instruction: 0x011147b8 │ │ │ │ │ @@ -2367266,18 +2367038,18 @@ │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ strdeq r3, [lr, -r0] │ │ │ │ │ rsceq r5, r5, ip, ror #13 │ │ │ │ │ smlatbeq sp, r8, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r1, r2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011bfcf8 │ │ │ │ │ + @ instruction: 0x011bfc90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r1, r0, lsl #25 │ │ │ │ │ - sbcmi r6, r8, r4, lsl r1 │ │ │ │ │ + ldccc 13, cr11, [sp, #624]! @ 0x270 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r6, sp, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ @ instruction: 0x0111bfb0 │ │ │ │ │ @@ -2367298,74 +2367070,74 @@ │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ tsteq r1, r8, asr #1 │ │ │ │ │ sbceq sl, r7, r4, lsr lr │ │ │ │ │ @ instruction: 0x0111b1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r1, r2 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq fp, r0, lsr sp @ │ │ │ │ │ + @ instruction: 0x011bfcd8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r1, r0, lsl #25 │ │ │ │ │ - sbcmi r6, r8, r4, asr r1 │ │ │ │ │ + ldccc 13, cr11, [sp, #880]! @ 0x370 │ │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq fp, r8, lsr sp @ │ │ │ │ │ + tsteq fp, r0, ror #25 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ - smullmi r6, r8, r0, r1 │ │ │ │ │ + ldccc 14, cr11, [sp, #96]! @ 0x60 │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq fp, r0, ror #26 @ │ │ │ │ │ + tsteq fp, r8, lsl #26 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r6, [r8], #16 │ │ │ │ │ + ldccc 14, cr11, [sp, #352]! @ 0x160 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq fp, r8, ror #26 @ │ │ │ │ │ + tsteq fp, r0, lsl sp @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi r6, r8, ip, lsl #4 │ │ │ │ │ + ldccc 14, cr11, [sp, #592]! @ 0x250 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r2, r2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq fp, r8, ror #26 @ │ │ │ │ │ + tsteq fp, r0, lsl sp @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r1, r0, lsl #25 │ │ │ │ │ - sbcmi r6, r8, ip, asr #4 │ │ │ │ │ + ldccc 14, cr11, [sp, #848]! @ 0x350 │ │ │ │ │ @ instruction: 0x01114dd0 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ subeq r0, sl, r1 │ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r2, r2 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011bfdb0 │ │ │ │ │ + tsteq fp, r8, asr #26 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - sbcmi r6, r8, ip, lsl #5 │ │ │ │ │ + ldccc 15, cr11, [sp, #80]! @ 0x50 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r7, r2 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011bfdb8 │ │ │ │ │ + tsteq fp, r0, asr sp @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi r6, r8, r8, asr #5 │ │ │ │ │ + ldccc 15, cr11, [sp, #320]! @ 0x140 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r1, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2367666,82 +2367438,82 @@ │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ │ addeq fp, pc, ip, ror #30 │ │ │ │ │ @ instruction: 0x010e3f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r7, r2 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq fp, r8, ror #28 @ │ │ │ │ │ + tsteq fp, r8, ror #27 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, sl, lsl #1 │ │ │ │ │ - sbcmi r6, r8, r8, lsl #6 │ │ │ │ │ + ldccc 15, cr11, [sp, #576]! @ 0x240 │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r7, r2 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq fp, r0, ror lr @ │ │ │ │ │ + @ instruction: 0x011bfdf8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ │ - sbcmi r6, r8, r4, lsr #6 │ │ │ │ │ + ldccc 15, cr11, [sp, #688]! @ 0x2b0 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r7, r2 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq fp, r0, lsl #29 @ │ │ │ │ │ + tsteq fp, r8, lsl lr @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ │ - sbcmi r6, r8, r4, asr #6 │ │ │ │ │ + ldccc 15, cr11, [sp, #816]! @ 0x330 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - tsteq fp, r0, lsl #29 @ │ │ │ │ │ + tsteq fp, r8, lsl lr @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0111b398 │ │ │ │ │ - sbcmi r6, r8, ip, ror #6 │ │ │ │ │ + ldccc 15, cr11, [sp, #976]! @ 0x3d0 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq fp, r0, lsr #29 @ │ │ │ │ │ + tsteq fp, r8, asr lr @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0111b398 │ │ │ │ │ - smullmi r6, r8, r4, r3 │ │ │ │ │ + ldccc 0, cr12, [sp, #112]! @ 0x70 │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, asr #1 │ │ │ │ │ + tsteq fp, r0, lsl #29 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, asr #7 │ │ │ │ │ + ldccc 0, cr12, [sp, #336]! @ 0x150 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - ldrsbeq r0, [ip, -r0] │ │ │ │ │ + tsteq fp, r8, lsl #29 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, lsl #8 │ │ │ │ │ + ldccc 0, cr12, [sp, #576]! @ 0x240 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r8, r2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - ldrsbeq r0, [ip, -r0] │ │ │ │ │ + tsteq fp, r8, lsl #29 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, asr #8 │ │ │ │ │ + ldccc 0, cr12, [sp, #832]! @ 0x340 │ │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r9, r2 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - ldrsheq r0, [ip, -r8] │ │ │ │ │ + tsteq fp, r8, asr #29 @ │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, lsl #9 │ │ │ │ │ + ldccc 1, cr12, [sp, #64]! @ 0x40 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r4, r5 @ @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2367818,42 +2367590,42 @@ │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq fp, ip, asr r4 │ │ │ │ │ tsteq r1, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x011c0098 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, asr #9 │ │ │ │ │ + ldccc 1, cr12, [sp, #304]! @ 0x130 │ │ │ │ │ tsteq r1, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, lsr #9 │ │ │ │ │ + tsteq ip, r0, ror #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, lsl #10 │ │ │ │ │ + ldccc 1, cr12, [sp, #560]! @ 0x230 │ │ │ │ │ adcseq r8, r9, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, lsr #9 │ │ │ │ │ + tsteq ip, r8, ror #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, asr #10 │ │ │ │ │ + ldccc 1, cr12, [sp, #800]! @ 0x320 │ │ │ │ │ tsteq r1, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, fp, r2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, lsr #9 │ │ │ │ │ + tsteq ip, r8, ror #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, lsl #11 │ │ │ │ │ + ldccc 2, cr12, [sp, #32]! │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r9, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ @@ -2367946,58 +2367718,58 @@ │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r9, ip, lsl #6 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, ror #12 │ │ │ │ │ + tsteq ip, r8, lsl r1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, asr #11 │ │ │ │ │ + ldccc 2, cr12, [sp, #288]! @ 0x120 │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, ror #15 │ │ │ │ │ + tsteq ip, r0, lsr r1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r6, [r8], #92 @ 0x5c │ │ │ │ │ + ldccc 2, cr12, [sp, #528]! @ 0x210 │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r8, asr r7 │ │ │ │ │ + tsteq ip, r8, ror r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, lsr r6 │ │ │ │ │ + ldccc 2, cr12, [sp, #784]! @ 0x310 │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r5, r0, r0, ror r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ subeq r0, sl, r1 │ │ │ │ │ @ instruction: 0x0111bab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, ip, r2 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r0, ror #14 │ │ │ │ │ + @ instruction: 0x011c03b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, asr r6 │ │ │ │ │ + ldccc 2, cr12, [sp, #896]! @ 0x380 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r0, lsl #15 │ │ │ │ │ + @ instruction: 0x011c03d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, ror r6 │ │ │ │ │ + ldccc 3, cr12, [sp] │ │ │ │ │ tsteq r1, r0, lsr fp │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, r9, r1, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2368034,181 +2367806,181 @@ │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r4, [r2], #148 @ 0x94 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r0, lsl #15 │ │ │ │ │ + @ instruction: 0x011c03d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, lsr #13 │ │ │ │ │ + ldccc 3, cr12, [sp, #160]! @ 0xa0 │ │ │ │ │ @ instruction: 0x0111bbf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, sp, r2 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - @ instruction: 0x011c27b0 │ │ │ │ │ + @ instruction: 0x011c03f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, asr #13 │ │ │ │ │ + ldccc 3, cr12, [sp, #320]! @ 0x140 │ │ │ │ │ @ instruction: 0x0111bbf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, sp, r2 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011c27d8 │ │ │ │ │ + tsteq ip, r0, lsr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, lsl #14 │ │ │ │ │ + ldccc 3, cr12, [sp, #544]! @ 0x220 │ │ │ │ │ ldrsbteq r7, [r9], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, sp, r2 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, ror #15 │ │ │ │ │ + tsteq ip, r8, lsr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, lsr r7 │ │ │ │ │ + ldccc 3, cr12, [sp, #784]! @ 0x310 │ │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, sp, r2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, ror #15 │ │ │ │ │ + tsteq ip, r8, lsr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, ror r7 │ │ │ │ │ + ldccc 4, cr12, [sp, #16]! │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #28 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsl r8 │ │ │ │ │ + tsteq ip, r0, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r6, [r8], #124 @ 0x7c │ │ │ │ │ + ldccc 4, cr12, [sp, #272]! @ 0x110 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, lsr #16 │ │ │ │ │ + tsteq ip, r8, lsl #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r6, [r8], #120 @ 0x78 │ │ │ │ │ + ldccc 4, cr12, [sp, #512]! @ 0x200 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, ror r8 │ │ │ │ │ + @ instruction: 0x011c04b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, lsr r8 │ │ │ │ │ + ldccc 4, cr12, [sp, #768]! @ 0x300 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, lr, r2 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsl #17 │ │ │ │ │ + @ instruction: 0x011c04b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi r6, r8, r4, ror r8 │ │ │ │ │ + ldccc 4, cr12, [sp, #1008]! @ 0x3f0 │ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ tsteq r2, r8, lsl #3 │ │ │ │ │ strheq r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ │ @ instruction: 0x0111bab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, lr, r2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsl #17 │ │ │ │ │ + @ instruction: 0x011c04b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, asr r0 │ │ │ │ │ - strhmi r6, [r8], #132 @ 0x84 │ │ │ │ │ + ldccc 5, cr12, [sp, #240]! @ 0xf0 │ │ │ │ │ @ instruction: 0x010db890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, lr, r2 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011c28b0 │ │ │ │ │ + tsteq ip, r0, ror #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrsheq r5, [r2, -r8] │ │ │ │ │ - strdmi r6, [r8], #132 @ 0x84 │ │ │ │ │ + ldccc 5, cr12, [sp, #496]! @ 0x1f0 │ │ │ │ │ @ instruction: 0x010db890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, lr, r2 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011c28b8 │ │ │ │ │ + tsteq ip, r8, ror #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ - sbcmi r6, r8, r0, lsr r9 │ │ │ │ │ + ldccc 5, cr12, [sp, #736]! @ 0x2e0 │ │ │ │ │ @ instruction: 0x010db890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r8, lsr #19 │ │ │ │ │ + tsteq ip, r0, ror #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ - sbcmi r6, r8, r0, ror r9 │ │ │ │ │ + ldccc 5, cr12, [sp, #992]! @ 0x3e0 │ │ │ │ │ tsteq r2, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #30 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - @ instruction: 0x011c29b8 │ │ │ │ │ + tsteq ip, r0, lsl #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, lsl #19 │ │ │ │ │ + ldccc 6, cr12, [sp, #80]! @ 0x50 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #30 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r8, asr #19 │ │ │ │ │ + tsteq ip, r0, lsr #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, lsr #19 │ │ │ │ │ + ldccc 6, cr12, [sp, #208]! @ 0xd0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r8, asr #19 │ │ │ │ │ + tsteq ip, r0, lsr #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r6, [r8], #148 @ 0x94 │ │ │ │ │ + ldccc 6, cr12, [sp, #368]! @ 0x170 │ │ │ │ │ tsteq r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, pc, r2 @ │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - @ instruction: 0x011c29f0 │ │ │ │ │ + tsteq ip, r0, asr #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r6, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 6, cr12, [sp, #528]! @ 0x210 │ │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, pc, r2 @ │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, lsl sl │ │ │ │ │ + tsteq ip, r8, ror #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, lsr sl │ │ │ │ │ + ldccc 6, cr12, [sp, #752]! @ 0x2f0 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, pc, r2 @ │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsr #20 │ │ │ │ │ + tsteq ip, r0, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, ror sl │ │ │ │ │ + ldccc 6, cr12, [sp, #992]! @ 0x3e0 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsr #20 │ │ │ │ │ + tsteq ip, r0, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r6, [r8], #160 @ 0xa0 │ │ │ │ │ + ldccc 7, cr12, [sp, #224]! @ 0xe0 │ │ │ │ │ adcseq r4, lr, r0, ror #16 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0x00510b96 │ │ │ │ │ + @ instruction: 0x00518b96 │ │ │ │ │ mrseq r4, (UNDEF: 14) │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq fp, r0, asr pc │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ @@ -2368226,20 +2367998,20 @@ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl fp │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, r8, lsr #28 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ + @ instruction: 0x014b4a90 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, lsl #22 @ │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2368347,15 +2368119,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r0, ror #4 │ │ │ │ │ teqeq r3, r5, ror #19 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r0, r8, lsl #10 │ │ │ │ │ + sbceq r3, r0, r0, lsr r5 │ │ │ │ │ teqeq r3, r5, asr r8 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r9, [r2], #72 @ 0x48 │ │ │ │ │ teqeq r3, sp @ │ │ │ │ │ @@ -2368377,15 +2368149,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, ror #9 │ │ │ │ │ teqeq r3, sp, asr r1 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, ror #18 │ │ │ │ │ + sbceq r0, r2, r8, lsl #20 │ │ │ │ │ teqeq r3, r5 @ │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq sp, [r1], #128 @ 0x80 │ │ │ │ │ teqeq r3, r1, lsl #30 │ │ │ │ │ @@ -2368413,15 +2368185,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r0, lsl #6 │ │ │ │ │ teqeq r3, sp @ │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r8, lsr #11 │ │ │ │ │ + ldrsbteq r9, [fp], r0 │ │ │ │ │ teqeq r3, r9, asr r7 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2368497,15 +2368269,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r1, [r1], #168 @ 0xa8 │ │ │ │ │ teqeq r3, r5 @ │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r8, ror r8 │ │ │ │ │ + sbceq r1, r1, r0, lsr #17 │ │ │ │ │ teqeq r3, r5, lsl r4 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq sp, [r0], #160 @ 0xa0 │ │ │ │ │ teqeq r3, sp, asr sl │ │ │ │ │ @@ -2368647,15 +2368419,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r2, [sl], r8 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq sl, [sp], r8 │ │ │ │ │ + adcseq sl, sp, r8, lsr r7 │ │ │ │ │ teqeq r3, r5, asr r7 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, lsl #11 │ │ │ │ │ teqeq r3, r9, lsl r1 │ │ │ │ │ @@ -2368912,17 +2368684,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r5, lr, r0, ror #22 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e3e90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, r4, lsr lr │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + @ instruction: 0x3dba3ab0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r4, r5, r8, asr r6 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @@ -2369140,53 +2368912,53 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq ip, r6, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, lr, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ + @ instruction: 0x3dba3abc │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [lr, -r8] │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, r8, lsr lr │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, r4, asr #28 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + @ instruction: 0x3dba3ac0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r8, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addseq r0, r3, r0, ror #18 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, r8, asr #28 │ │ │ │ │ + @ instruction: 0x3dba3acc │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ andeq r9, r0, r9, asr sl │ │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ strdeq pc, [r3, -r4] │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007fb298 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x3dba3ad0 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007e5f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2369222,15 +2368994,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r7, [fp], #64 @ 0x40 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ ... │ │ │ │ │ - adcseq r0, r5, r0, lsl #23 │ │ │ │ │ + adcseq r8, r5, r0, lsl #23 │ │ │ │ │ mrseq r5, (UNDEF: 14) │ │ │ │ │ tsteq ip, r0, lsl #24 │ │ │ │ │ @ instruction: 0x0112efb0 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ ldrsheq r8, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2369241,53 +2369013,53 @@ │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r0, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r0 │ │ │ │ │ + smlabbeq lr, r8, r0, r4 │ │ │ │ │ qaddeq r4, r8, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, ip, r8, lsr #6 │ │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ - smlatbeq lr, r8, r0, r4 │ │ │ │ │ - eoreq lr, r1, #56, 12 @ 0x3800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror r0 │ │ │ │ │ + eoreq lr, r1, #80, 12 @ 0x5000000 │ │ │ │ │ + strheq r4, [lr, -r0] │ │ │ │ │ + andle r0, fp, r0, asr #16 │ │ │ │ │ smlabbeq lr, r0, r0, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq pc, [sp, -r8] @ │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq r4, r0, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq r4, [lr, -r8] │ │ │ │ │ - strheq r4, [lr, -r0] │ │ │ │ │ - andle r0, fp, r0, asr #16 │ │ │ │ │ - smlatteq lr, r0, r0, r4 │ │ │ │ │ - andle r0, r0, sl, ror #1 │ │ │ │ │ + smlatbeq lr, r8, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r0, r4 │ │ │ │ │ + strheq r4, [lr, -r8] │ │ │ │ │ + andle r0, r0, sl, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r0, r0, r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r0, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ │ mrseq r4, (UNDEF: 30) │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ @@ -2369371,79 +2369143,79 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #4 │ │ │ │ │ - smlabbeq lr, r0, r2, r4 │ │ │ │ │ - eoreq lr, r1, #128, 12 @ 0x8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #4 │ │ │ │ │ + tsteq lr, r0, ror #4 │ │ │ │ │ + eoreq lr, r1, #152, 12 @ 0x9800000 │ │ │ │ │ + smlabbeq lr, r8, r2, r4 │ │ │ │ │ + andle r0, fp, r6, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e4290 │ │ │ │ │ - smlabbeq lr, r8, r2, r4 │ │ │ │ │ - andle r0, fp, r6, asr #19 │ │ │ │ │ - smlabteq lr, r0, r2, r4 │ │ │ │ │ - ldrdle r0, [r0], -fp │ │ │ │ │ + smlabbeq lr, r0, r2, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r2, r4 │ │ │ │ │ + @ instruction: 0x010e4290 │ │ │ │ │ + ldrdle r0, [r0], -fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #176, 12 @ 0xb000000 │ │ │ │ │ smlatbeq lr, r0, r2, r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ tsteq r3, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e42b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e42b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r0, r2, r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r2, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r2, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r2, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - mrseq r4, ELR_hyp │ │ │ │ │ - tsteq lr, r0, lsr #6 │ │ │ │ │ - eoreq lr, r1, #200, 12 @ 0xc800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ + mrseq r4, ELR_hyp │ │ │ │ │ + eoreq lr, r1, #224, 12 @ 0xe000000 │ │ │ │ │ + tsteq lr, r8, lsr #6 │ │ │ │ │ + andle r0, fp, r7, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr r3 │ │ │ │ │ - tsteq lr, r8, lsr #6 │ │ │ │ │ - andle r0, fp, r7, lsr r9 │ │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ │ - andle r0, r0, sl, lsl #1 │ │ │ │ │ + tsteq lr, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ + tsteq lr, r0, lsr r3 │ │ │ │ │ + andle r0, r0, sl, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq ip, [pc], r0 @ │ │ │ │ │ tsteq r3, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2369463,45 +2369235,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r3, r4 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ smlabteq lr, r8, r9, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r3, r4 │ │ │ │ │ + smlatteq lr, r8, r3, r4 │ │ │ │ │ @ instruction: 0x010e43b0 │ │ │ │ │ smlatteq lr, r0, r9, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ - tsteq lr, r8, lsl #8 │ │ │ │ │ - eoreq lr, r1, #16, 14 @ 0x400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, r3, r4 │ │ │ │ │ + smlatteq lr, r0, r3, r4 │ │ │ │ │ + eoreq lr, r1, #40, 14 @ 0xa00000 │ │ │ │ │ + tsteq lr, r0, lsr r4 │ │ │ │ │ + andle r0, fp, sl, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ │ - tsteq lr, r0, lsr r4 │ │ │ │ │ - andle r0, fp, sl, lsr #21 │ │ │ │ │ + tsteq lr, r8, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #8 │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x010e4490 │ │ │ │ │ + tsteq lr, r8, lsr r4 │ │ │ │ │ mulle r0, lr, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #64, 14 @ 0x1000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2369513,17 +2369285,17 @@ │ │ │ │ │ tsteq lr, r8, ror r4 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ ldrhteq sl, [r7], r0 │ │ │ │ │ @ instruction: 0x01131098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010e4490 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e4498 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e44b0 │ │ │ │ │ smlabteq lr, r0, r3, r1 │ │ │ │ │ tsteq sp, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2369541,99 +2369313,99 @@ │ │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, sl, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #10 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ │ - eoreq lr, r1, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq lr, r1, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #10 │ │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ │ + strdle r6, [r3], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #10 │ │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ │ - strdle r6, [r3], -r5 │ │ │ │ │ + tsteq lr, r8, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror r5 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ - @ instruction: 0x010e4590 │ │ │ │ │ + tsteq lr, r8, ror #10 │ │ │ │ │ mulle r0, r8, r0 │ │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r5, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r5, r4 │ │ │ │ │ + @ instruction: 0x010e4590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #112, 14 @ 0x1c00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r5, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e45b8 │ │ │ │ │ @ instruction: 0x010e45b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r3, pc, r8, ror r2 @ │ │ │ │ │ + adceq r3, pc, r8, asr #4 │ │ │ │ │ smlabbeq lr, r8, r5, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r5, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r5, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, r5, r4 │ │ │ │ │ - tsteq lr, r8, lsl #12 │ │ │ │ │ - eoreq lr, r1, #160, 14 @ 0x2800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ │ + smlatteq lr, r8, r5, r4 │ │ │ │ │ + eoreq lr, r1, #184, 14 @ 0x2e00000 │ │ │ │ │ + tsteq lr, r8, lsl r6 │ │ │ │ │ + strdle r9, [r9], -ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #12 │ │ │ │ │ - tsteq lr, r8, lsl r6 │ │ │ │ │ - strdle r9, [r9], -ip │ │ │ │ │ + tsteq lr, r8, lsl #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - tsteq lr, r8, asr #12 │ │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ │ andle r0, r0, lr, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #12 │ │ │ │ │ + tsteq lr, r8, asr #12 │ │ │ │ │ adceq r9, sp, r0, lsl r6 │ │ │ │ │ teqeq r0, r0, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #184, 14 @ 0x2e00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #12 │ │ │ │ │ strdeq r1, [lr, -r0] │ │ │ │ │ smlabteq sp, r8, r9, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ @@ -2369653,35 +2369425,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ @ instruction: 0x010e46b0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [lr, -r0] │ │ │ │ │ + ldrdeq r4, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1990 │ │ │ │ │ - strdeq r4, [lr, -r0] │ │ │ │ │ - eoreq lr, r1, #232, 14 @ 0x3a00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [lr, -r8] │ │ │ │ │ + ldrdeq r4, [lr, -r0] │ │ │ │ │ + eoreq lr, r1, #0, 16 │ │ │ │ │ + tsteq lr, r0, lsl #14 │ │ │ │ │ + andle r0, lr, r2, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r6, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r6, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #14 │ │ │ │ │ - tsteq lr, r0, lsl #14 │ │ │ │ │ - andle r0, lr, r2, ror #3 │ │ │ │ │ + strdeq r4, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1990 │ │ │ │ │ - strdeq r4, [lr, -r8] │ │ │ │ │ + tsteq lr, r8, lsl #14 │ │ │ │ │ andle r0, r0, r1, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r7, r4 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ │ @@ -2369727,21 +2369499,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r8, r7, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #16 │ │ │ │ │ + strdeq r4, [lr, -r8] │ │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r6, r1, r8, lsr #27 │ │ │ │ │ smlabteq lr, r8, r7, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #0, 16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #16 │ │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #1 │ │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ │ rscseq r9, r9, r8, ror r3 │ │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ │ @@ -2369775,43 +2369547,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e4898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r8, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e48b0 │ │ │ │ │ - ldrdeq r4, [lr, -r0] │ │ │ │ │ - eoreq lr, r1, #48, 16 @ 0x300000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e48b8 │ │ │ │ │ + @ instruction: 0x010e48b0 │ │ │ │ │ + eoreq lr, r1, #72, 16 @ 0x480000 │ │ │ │ │ + ldrdeq r4, [lr, -r8] │ │ │ │ │ + andle r0, lr, ip, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r8, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r8, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r8, r4 │ │ │ │ │ - ldrdeq r4, [lr, -r8] │ │ │ │ │ - andle r0, lr, ip, asr #4 │ │ │ │ │ - tsteq lr, r0, lsl r9 │ │ │ │ │ - andle r0, r0, r4, asr #4 │ │ │ │ │ + ldrdeq r4, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [lr, -r8] │ │ │ │ │ + smlatteq lr, r0, r8, r4 │ │ │ │ │ + andle r0, r0, r4, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #96, 16 @ 0x600000 │ │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r9, r4 │ │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ smulleq r6, r3, r0, lr │ │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ │ @@ -2369841,57 +2369613,57 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e4998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r9, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r9, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r4, [lr, -r8] │ │ │ │ │ smlabteq lr, r0, r9, r4 │ │ │ │ │ - tsteq lr, r0, lsl #20 │ │ │ │ │ - eoreq lr, r1, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq lr, r1, #144, 16 @ 0x900000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, ror r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [lr, -r8] │ │ │ │ │ + tsteq lr, r8, lsl #20 │ │ │ │ │ + andle fp, sl, r6, ror #18 │ │ │ │ │ ldrdeq r4, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r8, asr #16 │ │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r9, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r9, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl sl │ │ │ │ │ + tsteq lr, r0, lsl #20 │ │ │ │ │ strdeq r4, [lr, -r8] │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - tsteq lr, r8, lsl #20 │ │ │ │ │ - andle fp, sl, r6, ror #18 │ │ │ │ │ - tsteq lr, r0, asr sl │ │ │ │ │ - andle r0, r0, r6, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sl │ │ │ │ │ + tsteq lr, r0, lsl sl │ │ │ │ │ + andle r0, r0, r6, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr sl │ │ │ │ │ + tsteq lr, r0, asr sl │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #144, 16 @ 0x900000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [lr, -r8] │ │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ │ @@ -2369929,39 +2369701,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #22 │ │ │ │ │ smlatteq lr, r0, sl, r4 │ │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl fp │ │ │ │ │ - tsteq lr, r8, lsr fp │ │ │ │ │ - eoreq lr, r1, #192, 16 @ 0xc00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ + tsteq lr, r8, lsl fp │ │ │ │ │ + eoreq lr, r1, #216, 16 @ 0xd80000 │ │ │ │ │ + tsteq lr, r0, asr #22 │ │ │ │ │ + strdle fp, [sl], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #22 │ │ │ │ │ - tsteq lr, r0, asr #22 │ │ │ │ │ - strdle fp, [sl], -r9 │ │ │ │ │ - tsteq lr, r8, ror #22 │ │ │ │ │ - andle r0, r0, r8, lsl r2 │ │ │ │ │ + tsteq lr, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr fp │ │ │ │ │ + tsteq lr, r8, asr #22 │ │ │ │ │ + andle r0, r0, r8, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, fp, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, fp, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2370141,47 +2369913,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ @ instruction: 0x0155b490 │ │ │ │ │ hvceq 904 @ 0x388 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #28 │ │ │ │ │ - @ instruction: 0x010e4e98 │ │ │ │ │ - eoreq lr, r1, #8, 18 @ 0x20000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ │ + tsteq lr, r8, ror #28 │ │ │ │ │ + eoreq lr, r1, #32, 18 @ 0x80000 │ │ │ │ │ + ldrdeq r4, [lr, -r0] │ │ │ │ │ + andle r0, lr, r9, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, lr, r4 │ │ │ │ │ adcseq r5, sp, r0, ror #16 │ │ │ │ │ teqeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, lr, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [lr, -r8] │ │ │ │ │ + @ instruction: 0x010e4e98 │ │ │ │ │ smlabteq lr, r8, lr, r4 │ │ │ │ │ @ instruction: 0x0099ceb8 │ │ │ │ │ - ldrdeq r4, [lr, -r0] │ │ │ │ │ - andle r0, lr, r9, asr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r4, [lr, -r0] │ │ │ │ │ @ instruction: 0x010e4eb8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x010e4eb0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, lsl lr │ │ │ │ │ smlabteq lr, r0, lr, r4 │ │ │ │ │ smlatbeq lr, r8, lr, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq lr, r8, asr #2 │ │ │ │ │ + ldrdeq r4, [lr, -r8] │ │ │ │ │ @ instruction: 0xd00012b5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [lr, -r0] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #56, 18 @ 0xe0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2370311,15 +2370083,15 @@ │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ smlabbeq lr, r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ │ + tsteq lr, r8, asr #2 │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq pc, [r0], r8 @ │ │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq lr, r8, lsl #2 │ │ │ │ │ @@ -2370328,42 +2370100,42 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq lr, r8, lsl r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq lr, r0, asr #2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ adcseq r1, r4, r8, lsl lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #32, 18 @ 0x80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r1, r5 │ │ │ │ │ - @ instruction: 0x010e51b0 │ │ │ │ │ - eoreq lr, r1, #80, 18 @ 0x140000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5190 │ │ │ │ │ + smlabbeq lr, r8, r1, r5 │ │ │ │ │ + eoreq lr, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ + tsteq lr, r8, lsr r2 │ │ │ │ │ + andle fp, sl, r2, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r1, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #4 │ │ │ │ │ + @ instruction: 0x010e51b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - tsteq lr, r8, lsr r2 │ │ │ │ │ - andle fp, sl, r2, lsl lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #4 │ │ │ │ │ smlabteq lr, r0, r1, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r8, r1, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ ldrdeq pc, [pc, -r0]! │ │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ │ @@ -2370388,33 +2370160,33 @@ │ │ │ │ │ teqeq r0, r8, lsl #5 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #26 │ │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ │ strdeq pc, [pc, -r0]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ - tsteq lr, r0, ror r2 │ │ │ │ │ + tsteq lr, r0, asr #4 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ tsteq lr, r8, asr r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq fp, r5, r0, lsr #25 │ │ │ │ │ @ instruction: 0x010e51b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r2, r5 │ │ │ │ │ - adcseq sp, r4, r0, ror #30 │ │ │ │ │ + adcseq sp, r4, r8, asr #30 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r2, r5 │ │ │ │ │ @ instruction: 0x010e5298 │ │ │ │ │ smlatbeq lr, r8, r1, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r8, lsl #5 │ │ │ │ │ @@ -2370435,19 +2370207,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011311b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - mrseq r5, ELR_hyp │ │ │ │ │ - tsteq lr, r8, asr #6 │ │ │ │ │ - eoreq lr, r1, #152, 18 @ 0x260000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ + mrseq r5, ELR_hyp │ │ │ │ │ + eoreq lr, r1, #176, 18 @ 0x2c0000 │ │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ │ + andle r6, r3, sp, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ smlabteq pc, r0, ip, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2370455,29 +2370227,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, r3, r5 │ │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ │ - andle r6, r3, sp, ror #9 │ │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ │ andle r0, r0, r4, ror #1 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ smlatteq lr, r0, r2, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r3], #48 @ 0x30 │ │ │ │ │ tsteq lr, r0, ror r3 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq sp, r0, asr #18 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r3, r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r3, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ │ @ instruction: 0x010e5398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, asr #10 │ │ │ │ │ @@ -2370491,33 +2370263,33 @@ │ │ │ │ │ smlabteq lr, r0, r3, r5 │ │ │ │ │ @ instruction: 0x011311d0 │ │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ - sbceq r7, r1, r0, asr r8 │ │ │ │ │ + sbceq r7, r1, r8, lsr #16 │ │ │ │ │ smlatteq lr, r0, r3, r5 │ │ │ │ │ cmpeq r6, r0, ror #14 @ │ │ │ │ │ smlatteq lr, r8, r3, r5 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r4 │ │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, lsr #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #176, 18 @ 0x2c0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r4 │ │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq lr, r8, lsr r4 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ smlatbeq lr, r0, r2, r5 │ │ │ │ │ @@ -2370539,97 +2370311,97 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5490 │ │ │ │ │ smlabbeq lr, r8, r4, r5 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r4, r5 │ │ │ │ │ - ldrdeq r5, [lr, -r0] │ │ │ │ │ - eoreq lr, r1, #224, 18 @ 0x380000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r4, r5 │ │ │ │ │ + smlatbeq lr, r0, r4, r5 │ │ │ │ │ + eoreq lr, r1, #248, 18 @ 0x3e0000 │ │ │ │ │ + tsteq lr, r8, lsl #10 │ │ │ │ │ + ldrdle r6, [r3], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e54b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r4, r5 │ │ │ │ │ smlabteq lr, r0, r4, r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq fp, [lr], r8 @ │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #10 │ │ │ │ │ - tsteq lr, r8, lsl #10 │ │ │ │ │ - ldrdle r6, [r3], -r2 │ │ │ │ │ + ldrdeq r5, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #10 │ │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r8, r4, r5 │ │ │ │ │ sbceq r8, r3, r0, ror r1 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ smulleq r8, r3, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ - tsteq lr, r0, asr #10 │ │ │ │ │ + tsteq lr, r0, lsr #10 │ │ │ │ │ strdle r0, [r0], -r4 │ │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r5, r5 │ │ │ │ │ - @ instruction: 0x010e55b8 │ │ │ │ │ - eoreq lr, r1, #40, 20 @ 0x28000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r5, r5 │ │ │ │ │ + smlabbeq lr, r0, r5, r5 │ │ │ │ │ + eoreq lr, r1, #64, 20 @ 0x40000 │ │ │ │ │ + smlabteq lr, r8, r5, r5 │ │ │ │ │ + andle r0, r1, r6, lsr #8 │ │ │ │ │ @ instruction: 0x010e5590 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ adceq sl, pc, r0, lsr #26 │ │ │ │ │ tsteq r7, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r5, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e55b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r5, [lr, -r8] │ │ │ │ │ - smlabteq lr, r8, r5, r5 │ │ │ │ │ - andle r0, r1, r6, lsr #8 │ │ │ │ │ + @ instruction: 0x010e55b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl r6 │ │ │ │ │ tsteq ip, r0, asr #26 @ │ │ │ │ │ teqeq r0, r8, lsr #11 │ │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ │ + ldrdeq r5, [lr, -r8] │ │ │ │ │ andle r0, r0, r7, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #88, 20 @ 0x58000 │ │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2370645,17 +2370417,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr r0 │ │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r0, ror r5 │ │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #64, 20 @ 0x40000 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2370665,19 +2370437,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r6, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r6, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e5698 │ │ │ │ │ - strdeq r5, [lr, -r0] │ │ │ │ │ - eoreq lr, r1, #112, 20 @ 0x70000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r6, r5 │ │ │ │ │ + @ instruction: 0x010e5698 │ │ │ │ │ + eoreq lr, r1, #136, 20 @ 0x88000 │ │ │ │ │ + strdeq r5, [lr, -r8] │ │ │ │ │ + andle r6, r3, r3, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e56b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r6, r5 │ │ │ │ │ smlatteq lr, r0, r6, r5 │ │ │ │ │ @@ -2370689,29 +2370461,29 @@ │ │ │ │ │ adcseq r1, r5, r0, lsr #14 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ ldrdeq r1, [lr], r0 @ │ │ │ │ │ tsteq r3, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #14 │ │ │ │ │ - strdeq r5, [lr, -r8] │ │ │ │ │ - andle r6, r3, r3, ror #13 │ │ │ │ │ - tsteq lr, r0, lsr #14 │ │ │ │ │ - andle r0, r0, r3, ror #7 │ │ │ │ │ + strdeq r5, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #14 │ │ │ │ │ + tsteq lr, r0, lsl #14 │ │ │ │ │ + andle r0, r0, r3, ror #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2370725,67 +2370497,67 @@ │ │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r0, lsr r0 @ │ │ │ │ │ tsteq r3, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e57b0 │ │ │ │ │ + @ instruction: 0x010e57b8 │ │ │ │ │ smlatbeq lr, r0, r7, r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010e5790 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r8, r4, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - ldrshteq ip, [r5], r0 │ │ │ │ │ + adcseq ip, r5, r0, ror #20 │ │ │ │ │ tsteq r3, r0, ror #4 │ │ │ │ │ - tsteq lr, r0, lsl #16 │ │ │ │ │ - eoreq lr, r1, #184, 20 @ 0xb8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e57b8 │ │ │ │ │ + @ instruction: 0x010e57b0 │ │ │ │ │ + eoreq lr, r1, #208, 20 @ 0xd0000 │ │ │ │ │ + tsteq lr, r8, lsl #16 │ │ │ │ │ + strdle r6, [lr], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ - adceq r2, ip, r0, lsl #2 │ │ │ │ │ + adceq r2, ip, r0, lsl r1 │ │ │ │ │ tsteq r7, r0, lsl #1 │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ smlabteq lr, r8, r3, r5 │ │ │ │ │ sbceq r2, r1, r0, lsl #11 │ │ │ │ │ smlatteq lr, r0, r7, r5 │ │ │ │ │ teqeq r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r3], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r8 │ │ │ │ │ - tsteq lr, r8, lsl #16 │ │ │ │ │ - strdle r6, [lr], -r1 │ │ │ │ │ - tsteq lr, r8, asr #16 │ │ │ │ │ - andle r0, r0, r7, ror #10 │ │ │ │ │ + tsteq lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ + tsteq lr, r0, lsl r8 │ │ │ │ │ + andle r0, r0, r7, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e5890 │ │ │ │ │ + tsteq lr, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #208, 20 @ 0xd0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010e5890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ smlabteq lr, r8, r7, r5 │ │ │ │ │ @@ -2370815,23 +2370587,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ adcseq r9, r1, r8, asr #1 │ │ │ │ │ teqeq r0, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r8, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #18 │ │ │ │ │ + tsteq lr, r0, lsl r9 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ │ @ instruction: 0x010e58b8 │ │ │ │ │ - smlatbeq lr, r0, r9, r5 │ │ │ │ │ - eoreq lr, r1, #0, 22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r9 │ │ │ │ │ + tsteq lr, r0, lsl #18 │ │ │ │ │ + eoreq lr, r1, #24, 22 @ 0x6000 │ │ │ │ │ + @ instruction: 0x010e59b8 │ │ │ │ │ + andle r1, lr, pc, ror #15 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ │ ldrsbteq r1, [r4], r0 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2370861,25 +2370633,25 @@ │ │ │ │ │ adcseq r1, r0, r0, ror r6 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ adcseq r0, r2, r0, ror sl │ │ │ │ │ tsteq r7, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r9, r5 │ │ │ │ │ - @ instruction: 0x010e59b8 │ │ │ │ │ - andle r1, lr, pc, ror #15 │ │ │ │ │ + smlatbeq lr, r0, r9, r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl sl │ │ │ │ │ @ instruction: 0x010e59b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r8, r0, ror pc │ │ │ │ │ @ instruction: 0x01131290 │ │ │ │ │ - tsteq lr, r8, lsr #20 │ │ │ │ │ + smlabteq lr, r0, r9, r5 │ │ │ │ │ andle r0, r0, sl, lsr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #48, 22 @ 0xc000 │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ smlatteq lr, r8, r9, r5 │ │ │ │ │ @@ -2370895,57 +2370667,57 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #20 │ │ │ │ │ - @ instruction: 0x010e5a98 │ │ │ │ │ - eoreq lr, r1, #72, 22 @ 0x12000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, sl, r5 │ │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ │ + eoreq lr, r1, #96, 22 @ 0x18000 │ │ │ │ │ + smlatbeq lr, r0, sl, r5 │ │ │ │ │ + andle r9, r1, r2, lsr #13 │ │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, sl, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, sl, r5 │ │ │ │ │ - smlatbeq lr, r0, sl, r5 │ │ │ │ │ - andle r9, r1, r2, lsr #13 │ │ │ │ │ - smlabteq lr, r8, sl, r5 │ │ │ │ │ - andle r0, r0, r5, ror #2 │ │ │ │ │ + @ instruction: 0x010e5a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5ab0 │ │ │ │ │ + smlatbeq lr, r8, sl, r5 │ │ │ │ │ + andle r0, r0, r5, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, sl, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r8, sl, r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5bb8 │ │ │ │ │ smlatteq lr, r8, sl, r5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r4, sp, r8, lsr #22 │ │ │ │ │ @@ -2371019,17 +2370791,17 @@ │ │ │ │ │ smlatteq lr, r0, fp, r5 │ │ │ │ │ ldrhteq r9, [r9], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror ip │ │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ │ - smlatbeq lr, r0, ip, r5 │ │ │ │ │ - eoreq lr, r1, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq lr, r1, #168, 22 @ 0x2a000 │ │ │ │ │ adcseq ip, r1, r8, lsr fp │ │ │ │ │ smlabbeq sp, r8, r2, sp │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @ instruction: 0x011112b0 │ │ │ │ │ tsteq lr, r0, asr #24 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @@ -2371038,46 +2370810,46 @@ │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ tsteq lr, r0, asr ip │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ adcseq r0, r4, r0, lsl #26 │ │ │ │ │ teqeq r0, r0, asr #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror ip │ │ │ │ │ + smlatbeq lr, r8, ip, r5 │ │ │ │ │ + andle r1, r7, pc, lsl #19 │ │ │ │ │ tsteq lr, r0, ror ip │ │ │ │ │ @ instruction: 0x011e1990 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5c90 │ │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ │ teqeq r0, r0, asr #13 │ │ │ │ │ smlabbeq lr, r0, r9, r5 │ │ │ │ │ tsteq lr, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e5c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, ip, r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r0, ip, r5 │ │ │ │ │ @ instruction: 0x010e5cb8 │ │ │ │ │ - smlatbeq lr, r8, ip, r5 │ │ │ │ │ - andle r1, r7, pc, lsl #19 │ │ │ │ │ - ldrdeq r5, [lr, -r8] │ │ │ │ │ andle r0, r0, r1, lsl #5 │ │ │ │ │ adcseq ip, r9, r0, asr #8 │ │ │ │ │ ldrsbeq ip, [r7, -r0] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, ip, r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, ip, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r5, [lr, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #168, 22 @ 0x2a000 │ │ │ │ │ smlatteq lr, r8, ip, r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl #8 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ cmpeq r6, r0, ror #19 @ │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ @@ -2371150,15 +2370922,15 @@ │ │ │ │ │ tsteq lr, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ │ tsteq lr, r0, lsr #28 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq pc, r5, r8, lsr #24 │ │ │ │ │ + ldrshteq pc, [r5], r8 @ │ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ tsteq lr, r0, asr #28 │ │ │ │ │ smlabbeq lr, r0, ip, r5 │ │ │ │ │ teqeq r0, r8, ror #13 │ │ │ │ │ smlabbeq lr, r8, ip, r5 │ │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ │ @@ -2371231,63 +2371003,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, pc, r5 @ │ │ │ │ │ tsteq lr, r8, ror pc │ │ │ │ │ - @ instruction: 0x010e5fb8 │ │ │ │ │ - eoreq lr, r1, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq lr, r1, #240, 22 @ 0x3c000 │ │ │ │ │ addeq sl, r4, r8, ror #17 │ │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, pc, r5 @ │ │ │ │ │ + ldrdeq r5, [lr, -r0] │ │ │ │ │ + @ instruction: 0xd00892b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, pc, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, pc, r5 @ │ │ │ │ │ @ instruction: 0x010e5f98 │ │ │ │ │ sbceq r6, r3, r0, ror #29 │ │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r5, [lr, -r8] │ │ │ │ │ + @ instruction: 0x010e5fb8 │ │ │ │ │ @ instruction: 0x010e5fb0 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ tsteq lr, r0, lsl #30 │ │ │ │ │ sbceq r6, r1, r0, asr #18 │ │ │ │ │ - ldrdeq r5, [lr, -r0] │ │ │ │ │ - @ instruction: 0xd00892b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r0, pc, r5 @ │ │ │ │ │ smlabteq lr, r8, pc, r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, lr, r0, ror #30 │ │ │ │ │ + adceq sl, lr, r0, lsr pc │ │ │ │ │ tsteq r3, r0, asr #5 │ │ │ │ │ - tsteq lr, r0, lsr #32 │ │ │ │ │ + ldrdeq r5, [lr, -r8] │ │ │ │ │ andle r0, r0, r1, ror #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, pc, r5 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ adcseq ip, r6, r0, ror #14 │ │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ teqeq r0, r8, ror #13 │ │ │ │ │ - sbcseq r0, r0, r0, lsl #23 │ │ │ │ │ + sbceq r8, pc, r0, lsl #23 │ │ │ │ │ mrseq r7, (UNDEF: 14) │ │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #32 │ │ │ │ │ + tsteq lr, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #240, 22 @ 0x3c000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ smlatbeq lr, r8, pc, r5 @ │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2371299,15 +2371071,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ sbceq r6, r3, r0, ror #29 │ │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r2 │ │ │ │ │ + tsteq lr, r0, ror r2 │ │ │ │ │ smlabbeq lr, r0, r0, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01195390 │ │ │ │ │ @ instruction: 0x011312d8 │ │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ │ sbceq sl, r0, r0, lsl #11 │ │ │ │ │ swpeq r6, r8, [lr] │ │ │ │ │ @@ -2371418,42 +2371190,42 @@ │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ adcseq lr, r3, r0, ror r6 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - smlabbeq lr, r8, r2, r6 │ │ │ │ │ - eoreq lr, r1, #32, 24 @ 0x2000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r2 │ │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ │ + eoreq lr, r1, #56, 24 @ 0x3800 │ │ │ │ │ + @ instruction: 0x010e6290 │ │ │ │ │ + andle r9, r8, r1, lsr #13 │ │ │ │ │ smlabteq lr, r8, r1, r6 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r2, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e6298 │ │ │ │ │ - @ instruction: 0x010e6290 │ │ │ │ │ - andle r9, r8, r1, lsr #13 │ │ │ │ │ - @ instruction: 0x010e62b8 │ │ │ │ │ - ldrdle r0, [r0], -pc @ │ │ │ │ │ + smlabbeq lr, r8, r2, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r2, r6 │ │ │ │ │ + @ instruction: 0x010e6298 │ │ │ │ │ + ldrdle r0, [r0], -pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r2, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e62b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010e62b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #56, 24 @ 0x3800 │ │ │ │ │ smlabteq lr, r8, r2, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r0, asr r9 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r2, r6 │ │ │ │ │ smlatteq lr, r0, r2, r6 │ │ │ │ │ @@ -2371465,39 +2371237,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq r6, ELR_hyp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl r3 │ │ │ │ │ - tsteq lr, r0, asr #6 │ │ │ │ │ - eoreq lr, r1, #104, 24 @ 0x6800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ │ + tsteq lr, r8, lsl r3 │ │ │ │ │ + eoreq lr, r1, #128, 24 @ 0x8000 │ │ │ │ │ + tsteq lr, r0, ror #6 │ │ │ │ │ + andle sl, r9, ip, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #6 │ │ │ │ │ + tsteq lr, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - tsteq lr, r0, ror #6 │ │ │ │ │ - andle sl, r9, ip, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010e6390 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, lsr r3 │ │ │ │ │ + umlalseq r5, r5, r8, r3 @ │ │ │ │ │ tsteq r3, r8, lsr r3 │ │ │ │ │ - ldrdeq r6, [lr, -r0] │ │ │ │ │ + tsteq lr, r8, ror #6 │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e6390 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #152, 24 @ 0x9800 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r0, lsl r7 │ │ │ │ │ smlabbeq lr, r8, r3, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ │ @@ -2371513,17 +2371285,17 @@ │ │ │ │ │ smlabteq lr, r0, r3, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ umlaleq sl, lr, r0, pc @ │ │ │ │ │ tsteq r3, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r6, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r3, r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #128, 24 @ 0x8000 │ │ │ │ │ smlatteq lr, r0, r3, r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, lr, r0, lsr #7 │ │ │ │ │ tsteq r3, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2371539,61 +2371311,61 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r4 │ │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ │ - tsteq lr, r0, ror r4 │ │ │ │ │ - eoreq lr, r1, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq lr, r1, #200, 24 @ 0xc800 │ │ │ │ │ adcseq sl, r0, r0, asr #24 │ │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r4 │ │ │ │ │ + @ instruction: 0x010e64b8 │ │ │ │ │ + andle r8, r1, fp, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r4, r6 │ │ │ │ │ + tsteq lr, r0, ror r4 │ │ │ │ │ umlalseq r9, r3, r8, r1 │ │ │ │ │ sbceq r8, r3, r0, lsr #7 │ │ │ │ │ - @ instruction: 0x010e64b8 │ │ │ │ │ - andle r8, r1, fp, lsl r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r8, r4, r6 │ │ │ │ │ smlabbeq lr, r0, r4, r6 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, asr #18 │ │ │ │ │ @ instruction: 0x010e64b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ sbceq r8, r3, r0, lsr #7 │ │ │ │ │ tsteq lr, r8, ror #4 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ smlatbeq lr, r8, r4, r6 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ - adcseq r2, r6, r0, asr #9 │ │ │ │ │ + umlalseq r2, r6, r0, r4 │ │ │ │ │ @ instruction: 0x011313b0 │ │ │ │ │ - smlatteq lr, r8, r4, r6 │ │ │ │ │ + smlabteq lr, r0, r4, r6 │ │ │ │ │ andle r0, r0, r8, ror #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r4, r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r4, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r8, r4, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [lr, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ adcseq sl, r8, r0, lsl #23 │ │ │ │ │ @@ -2371613,51 +2371385,51 @@ │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ subeq sl, r9, r0, ror #8 │ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ │ strheq sl, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror r5 │ │ │ │ │ + smlabbeq lr, r0, r5, r6 │ │ │ │ │ @ instruction: 0x010e6490 │ │ │ │ │ sbceq r8, r3, r8, lsl r4 │ │ │ │ │ @ instruction: 0x010e6498 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ - @ instruction: 0x010e6598 │ │ │ │ │ - eoreq lr, r1, #248, 24 @ 0xf800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r5, r6 │ │ │ │ │ + tsteq lr, r8, ror r5 │ │ │ │ │ + eoreq lr, r1, #16, 26 @ 0x400 │ │ │ │ │ + @ instruction: 0x010e65b0 │ │ │ │ │ + mulle r4, r5, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r5, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e6590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e65b8 │ │ │ │ │ - @ instruction: 0x010e65b0 │ │ │ │ │ - mulle r4, r5, ip │ │ │ │ │ + @ instruction: 0x010e6598 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r0, r5, r6 │ │ │ │ │ smlatbeq lr, r8, r5, r6 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ ldrsbeq pc, [r4], #40 @ 0x28 @ │ │ │ │ │ - smlatteq lr, r8, r5, r6 │ │ │ │ │ + @ instruction: 0x010e65b8 │ │ │ │ │ andle r0, r0, r8, ror #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r5, r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r5, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r5, r6 │ │ │ │ │ ldrdeq r6, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq lr, [r6], r0 │ │ │ │ │ @ instruction: 0x011313f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r8, r5, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r6, r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #16, 26 @ 0x400 │ │ │ │ │ strdeq r6, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ │ tsteq r3, r0, asr #8 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ ldrdeq r5, [sp], r0 @ │ │ │ │ │ @@ -2371685,15 +2371457,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq sp, r0, r3, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ tsteq lr, r8, ror r4 │ │ │ │ │ - strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ + sbceq r1, r3, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r6, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r8, r6 │ │ │ │ │ @ instruction: 0x010e6698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01162890 │ │ │ │ │ @@ -2371855,33 +2371627,33 @@ │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, asr #20 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #18 │ │ │ │ │ + tsteq lr, r0, ror r9 │ │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r7, r0, lsl #15 │ │ │ │ │ strdeq sp, [sp, -r0] │ │ │ │ │ ldrhteq r3, [r6], r0 │ │ │ │ │ tsteq r3, r8, lsl #9 │ │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ │ cmpeq r4, r0, lsr #7 │ │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq lr, r8, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq lr, r8, lsl #20 │ │ │ │ │ - eoreq lr, r1, #64, 26 @ 0x1000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r9 │ │ │ │ │ + tsteq lr, r8, ror #18 │ │ │ │ │ + eoreq lr, r1, #88, 26 @ 0x1600 │ │ │ │ │ + tsteq lr, r0, lsl sl │ │ │ │ │ + @ instruction: 0xd000a6b2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e6998 │ │ │ │ │ smlabbeq lr, r0, r9, r6 │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ smlabbeq lr, r8, r9, r6 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ @ instruction: 0x010e6990 │ │ │ │ │ @@ -2371893,55 +2371665,55 @@ │ │ │ │ │ smlatbeq lr, r8, r9, r6 │ │ │ │ │ sbcseq r8, r4, r8, asr sl │ │ │ │ │ @ instruction: 0x010e69b0 │ │ │ │ │ sbcseq r8, r4, r0, lsl #16 │ │ │ │ │ @ instruction: 0x010e69b8 │ │ │ │ │ sbcseq lr, r4, r0, lsl r7 │ │ │ │ │ smlabteq lr, r0, r9, r6 │ │ │ │ │ - sbceq r5, r0, r0, lsl r2 │ │ │ │ │ + sbceq r5, r0, r8, ror #3 │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ sbceq r4, r0, r0, lsl r2 │ │ │ │ │ adcseq lr, r1, r0, asr #26 │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ ldrdeq r6, [lr, -r8] │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ smlatteq lr, r0, r9, r6 │ │ │ │ │ sbceq r6, r0, r8, ror r8 │ │ │ │ │ smlatteq lr, r8, r9, r6 │ │ │ │ │ sbceq r7, r0, r0, ror #29 │ │ │ │ │ strdeq r6, [lr, -r8] │ │ │ │ │ - sbceq r6, r0, r0, ror #14 │ │ │ │ │ + sbceq r6, r0, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl sl │ │ │ │ │ - tsteq lr, r0, lsl sl │ │ │ │ │ - @ instruction: 0xd000a6b2 │ │ │ │ │ - tsteq lr, r8, asr sl │ │ │ │ │ - andle r0, r0, r2, asr r2 │ │ │ │ │ + tsteq lr, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ │ + tsteq lr, r8, lsl sl │ │ │ │ │ + andle r0, r0, r2, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ tsteq lr, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e6a98 │ │ │ │ │ + tsteq lr, r8, asr sl │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ smlabbeq lr, r8, sl, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #88, 26 @ 0x1600 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010e6a98 │ │ │ │ │ tsteq lr, r8, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ │ smlatbeq lr, r8, r6, r6 │ │ │ │ │ ldrsheq pc, [r6, #-88] @ 0xffffffa8 @ │ │ │ │ │ smlabbeq lr, r0, sl, r6 │ │ │ │ │ @@ -2371959,51 +2371731,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e6ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e6ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, sl, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r8, sl, r6 │ │ │ │ │ smlatteq lr, r0, sl, r6 │ │ │ │ │ - tsteq lr, r0, lsr fp │ │ │ │ │ - eoreq lr, r1, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq lr, r1, #160, 26 @ 0x2800 │ │ │ │ │ adcseq r2, r4, r0, ror #14 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ - adceq r8, sp, r8, ror #4 │ │ │ │ │ + adceq r8, sp, r8, lsr r2 │ │ │ │ │ tsteq sp, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, sl, r6 │ │ │ │ │ + tsteq lr, r8, asr #22 │ │ │ │ │ + ldrdle r7, [r1], -pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ │ adcseq r9, r8, r8, asr r5 │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ tsteq lr, r8, lsl #22 │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ adcseq sp, r7, r0, lsr #21 │ │ │ │ │ tsteq r7, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr fp │ │ │ │ │ + tsteq lr, r0, lsr fp │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ ldrdeq r6, [lr, -r8] │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ - tsteq lr, r8, asr #22 │ │ │ │ │ - ldrdle r7, [r1], -pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #22 │ │ │ │ │ tsteq lr, r0, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq fp, [pc], r8 @ │ │ │ │ │ + adceq fp, pc, r8, lsr #15 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ - tsteq lr, r8, asr sp │ │ │ │ │ + tsteq lr, r0, asr fp │ │ │ │ │ mulle r0, r8, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, lsr #3 │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2372123,17 +2371895,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r8, lsl #25 │ │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, sp, r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #160, 26 @ 0x2800 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [sp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2372147,23 +2371919,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, sp, r6 │ │ │ │ │ adcseq pc, pc, r0, asr #28 │ │ │ │ │ strdeq r8, [r3], #48 @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e6db0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl #28 │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ - strdeq r6, [lr, -r8] │ │ │ │ │ - eoreq lr, r1, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq lr, r1, #232, 26 @ 0x3a00 │ │ │ │ │ smlabteq lr, r8, sp, r6 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #28 │ │ │ │ │ + tsteq lr, r8, lsl r0 │ │ │ │ │ + andle r7, r1, r4, asr #24 │ │ │ │ │ @ instruction: 0x010e6c98 │ │ │ │ │ strdeq r8, [r3], #48 @ 0x30 │ │ │ │ │ smlatbeq lr, r0, ip, r6 │ │ │ │ │ smlatbeq lr, r0, sp, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ strdeq r6, [lr, -r8] │ │ │ │ │ @@ -2372291,17 +2372063,17 @@ │ │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ │ sbceq r3, r3, r8, lsl #5 │ │ │ │ │ smlatteq lr, r8, pc, r6 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #32 │ │ │ │ │ - tsteq lr, r8, lsl r0 │ │ │ │ │ - andle r7, r1, r4, asr #24 │ │ │ │ │ + strdeq r6, [lr, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #32 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ mrseq r8, (UNDEF: 14) │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r7, [fp], #48 @ 0x30 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ @@ -2372536,15 +2372308,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, lsr #31 │ │ │ │ │ tsteq r3, r9, asr r3 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq r3, [r2], #160 @ 0xa0 │ │ │ │ │ tsteq r3, sp, ror #6 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r8, [r2], #232 @ 0xe8 │ │ │ │ │ smlabbeq r3, r1, r3, r6 │ │ │ │ │ @@ -2372751,21 +2372523,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r2, r8, ror r3 │ │ │ │ │ tsteq r3, sp, lsl r1 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, ror #19 │ │ │ │ │ + adcseq ip, pc, r8, ror #18 │ │ │ │ │ smlatteq r3, sp, pc, r8 @ │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r0, asr #18 │ │ │ │ │ + sbceq r6, r2, r8, lsl r9 │ │ │ │ │ smlabteq r3, sp, r3, r6 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r8, asr #2 │ │ │ │ │ tsteq r3, sp, lsl pc │ │ │ │ │ @@ -2373021,15 +2372793,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, asr #17 │ │ │ │ │ tsteq r3, r9, lsl #2 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, asr r8 │ │ │ │ │ + sbceq lr, r1, r0, lsr #17 │ │ │ │ │ @ instruction: 0x010365bd │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r8, ror r3 │ │ │ │ │ tsteq r3, r5, asr pc │ │ │ │ │ @@ -2373267,15 +2373039,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r8, lsr #31 │ │ │ │ │ tsteq r3, r5, ror sp │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, lsl #20 │ │ │ │ │ + sbceq r0, r2, r0, ror #19 │ │ │ │ │ smlatbeq r3, r1, ip, r9 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r2, r8, asr r0 │ │ │ │ │ smlabteq r3, sp, fp, r9 │ │ │ │ │ @@ -2373320,32 +2373092,32 @@ │ │ │ │ │ ... │ │ │ │ │ adcseq r8, r4, r0, lsl #23 │ │ │ │ │ mrseq r9, (UNDEF: 14) │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ @ instruction: 0x0117c3f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ - qaddeq r8, r8, lr │ │ │ │ │ + tsteq lr, r0, lsr #32 │ │ │ │ │ mulle r0, sl, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qaddeq r8, r0, lr │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + qaddeq r8, r8, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ ldrdeq r6, [lr, -r0] │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2373361,54 +2373133,54 @@ │ │ │ │ │ smlatbeq lr, r8, r0, r8 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r8, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r0, r8 │ │ │ │ │ - tsteq lr, r8, lsl #2 │ │ │ │ │ - eoreq lr, r1, #24, 28 @ 0x180 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [lr, -r0] │ │ │ │ │ + smlabteq lr, r8, r0, r8 │ │ │ │ │ + eoreq lr, r1, #48, 28 @ 0x300 │ │ │ │ │ + tsteq lr, r0, lsl r1 │ │ │ │ │ + andle r8, ip, fp, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq r8, (UNDEF: 30) │ │ │ │ │ strdeq r8, [lr, -r8] │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ strdeq r8, [lr, -r0] │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ swpeq r7, r8, [lr] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl r1 │ │ │ │ │ - tsteq lr, r0, lsl r1 │ │ │ │ │ - andle r8, ip, fp, lsr #24 │ │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ │ - andle r0, r0, r1, ror #18 │ │ │ │ │ + tsteq lr, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ + tsteq lr, r8, lsl r1 │ │ │ │ │ + andle r0, r0, r1, ror #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #72, 28 @ 0x480 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #48, 28 @ 0x300 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r1, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, lsl #1 │ │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ @@ -2373453,15 +2373225,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ cmpeq r4, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r8, [lr, -r0] │ │ │ │ │ + strdeq r8, [lr, -r8] │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ │ @@ -2373500,52 +2373272,52 @@ │ │ │ │ │ smlabbeq sp, r0, r5, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r2, r8, lsr #9 │ │ │ │ │ smlatteq lr, r0, r2, r8 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, sl, r8, ror #5 │ │ │ │ │ - tsteq lr, r0, lsl r3 │ │ │ │ │ - eoreq lr, r1, #96, 28 @ 0x600 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r8, [lr, -r8] │ │ │ │ │ + strdeq r8, [lr, -r0] │ │ │ │ │ + eoreq lr, r1, #120, 28 @ 0x780 │ │ │ │ │ + tsteq lr, r8, lsr #6 │ │ │ │ │ + andle r9, ip, r1, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq r8, ELR_hyp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ │ - tsteq lr, r8, lsr #6 │ │ │ │ │ - andle r9, ip, r1, asr #11 │ │ │ │ │ + tsteq lr, r0, lsl r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ │ tsteq sp, r0, ror r6 │ │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ - tsteq lr, r8, ror r3 │ │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ │ @ instruction: 0xd00008bb │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ @ instruction: 0x0117c3f0 │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8390 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #120, 28 @ 0x780 │ │ │ │ │ smlabbeq lr, r8, r3, r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r0, r0, lsr #15 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2373553,37 +2373325,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r3, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e83b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e83b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r3, r8 │ │ │ │ │ - strdeq r8, [lr, -r8] │ │ │ │ │ - eoreq lr, r1, #168, 28 @ 0xa80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [lr, -r0] │ │ │ │ │ + smlabteq lr, r8, r3, r8 │ │ │ │ │ + eoreq lr, r1, #192, 28 @ 0xc00 │ │ │ │ │ + tsteq lr, r8, lsl #8 │ │ │ │ │ + andle r9, r5, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [lr, -r0] │ │ │ │ │ smlatteq lr, r8, r3, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r8, asr #32 │ │ │ │ │ tsteq r3, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r4 │ │ │ │ │ - tsteq lr, r8, lsl #8 │ │ │ │ │ - andle r9, r5, r4 │ │ │ │ │ + strdeq r8, [lr, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #24 │ │ │ │ │ - @ instruction: 0x010e84b8 │ │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ │ andle r0, r0, r8, lsl #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r4 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq lr, r8, lsr r4 │ │ │ │ │ @@ -2373591,15 +2373363,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r8, r0, r7 │ │ │ │ │ adcseq r7, r0, r0, lsl sl │ │ │ │ │ smlabteq lr, r8, r6, r3 │ │ │ │ │ umlalseq sp, sp, r8, r5 @ │ │ │ │ │ adcseq fp, r4, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r4, r8 │ │ │ │ │ + @ instruction: 0x010e84b8 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ adcseq r8, r7, r0, lsl #23 │ │ │ │ │ smlatbeq sp, r8, r5, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2373616,16 +2373388,16 @@ │ │ │ │ │ @ instruction: 0x0117c490 │ │ │ │ │ smlatbeq lr, r8, r4, r8 │ │ │ │ │ tsteq r7, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e8490 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r0, r4, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #192, 28 @ 0xc00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r0, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ smlatteq lr, r0, r4, r8 │ │ │ │ │ @@ -2373671,75 +2373443,75 @@ │ │ │ │ │ smlabbeq lr, r0, r5, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01131698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e85b0 │ │ │ │ │ + smlabteq lr, r8, r5, r8 │ │ │ │ │ smlatbeq lr, r0, r5, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r6, r8, lsr #9 │ │ │ │ │ @ instruction: 0x011316b0 │ │ │ │ │ - tsteq lr, r0, lsr #12 │ │ │ │ │ - eoreq lr, r1, #240, 28 @ 0xf00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r5, r8 │ │ │ │ │ + @ instruction: 0x010e85b0 │ │ │ │ │ + eoreq lr, r1, #8, 30 │ │ │ │ │ + tsteq lr, r8, lsr #12 │ │ │ │ │ + mulle r2, r8, r5 │ │ │ │ │ smlabteq lr, r0, r5, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, lsl r8 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r5, r8 │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r0, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r5, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ strdeq r8, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r3, r0, asr r8 │ │ │ │ │ + sbceq r1, r3, r0, lsl #16 │ │ │ │ │ adcseq r8, ip, r8, asr #12 │ │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq sp, r0, lsl #5 │ │ │ │ │ strdeq r8, [lr, -r8] │ │ │ │ │ - tsteq lr, r8, lsr #12 │ │ │ │ │ - mulle r2, r8, r5 │ │ │ │ │ - smlabbeq lr, r0, r6, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r6 │ │ │ │ │ + tsteq lr, r0, asr #12 │ │ │ │ │ andle r0, r0, r0, ror #2 │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ rscseq r8, r9, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #32, 30 @ 0x80 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ ldrsbeq ip, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r6, r8 │ │ │ │ │ + smlabbeq lr, r0, r6, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #8, 30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, r6, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r6, r8 │ │ │ │ │ smlatbeq lr, r0, r6, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01113598 │ │ │ │ │ @@ -2373757,43 +2373529,43 @@ │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq sp, r0, lsl #30 │ │ │ │ │ smlabteq lr, r0, r6, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r6, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #14 │ │ │ │ │ + tsteq lr, r0, lsl r7 │ │ │ │ │ strdeq r8, [lr, -r8] │ │ │ │ │ @ instruction: 0x0117c3f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ - tsteq lr, r8, lsr #14 │ │ │ │ │ - eoreq lr, r1, #56, 30 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ │ + tsteq lr, r8, lsl #14 │ │ │ │ │ + eoreq lr, r1, #80, 30 @ 0x140 │ │ │ │ │ + tsteq lr, r0, lsr r7 │ │ │ │ │ + strdle pc, [r8], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r7 │ │ │ │ │ - tsteq lr, r0, lsr r7 │ │ │ │ │ - strdle pc, [r8], -r9 │ │ │ │ │ - tsteq lr, r8, asr r7 │ │ │ │ │ - andle r0, r0, r8, lsr #2 │ │ │ │ │ + tsteq lr, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ │ + tsteq lr, r8, lsr r7 │ │ │ │ │ + andle r0, r0, r8, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r7, r8 │ │ │ │ │ tsteq lr, r8, ror r7 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2373801,15 +2373573,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r7, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r8, [lr, -r8] │ │ │ │ │ + tsteq lr, r8, lsr #16 │ │ │ │ │ smlatteq lr, r8, r7, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r9, r0, r0, pc @ │ │ │ │ │ strdeq sp, [sp, -r8] │ │ │ │ │ @ instruction: 0x010e87b8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2373822,18 +2373594,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r0, r7, r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x010e61b8 │ │ │ │ │ smlabteq lr, r0, r7, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ - tsteq lr, r0, asr r8 │ │ │ │ │ - eoreq lr, r1, #128, 30 @ 0x200 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #16 │ │ │ │ │ + strdeq r8, [lr, -r8] │ │ │ │ │ + eoreq lr, r1, #152, 30 @ 0x260 │ │ │ │ │ + tsteq lr, r8, asr r8 │ │ │ │ │ + andle ip, r7, r0, ror lr │ │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ sbceq r9, r3, r0, lsl #6 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ @@ -2373845,29 +2373617,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, asr #28 │ │ │ │ │ tsteq r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #16 │ │ │ │ │ - tsteq lr, r8, asr r8 │ │ │ │ │ - andle ip, r7, r0, ror lr │ │ │ │ │ - smlabbeq lr, r0, r8, r8 │ │ │ │ │ - andle r0, r0, r7, lsr sl │ │ │ │ │ + tsteq lr, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ │ + tsteq lr, r0, ror #16 │ │ │ │ │ + andle r0, r0, r7, lsr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r1, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, r8, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r8, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r8, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2373903,43 +2373675,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r5, [r4], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r9 │ │ │ │ │ + tsteq lr, r8, asr r9 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r5, r8, lsr #6 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ - tsteq lr, r0, ror r9 │ │ │ │ │ - eoreq lr, r1, #200, 30 @ 0x320 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r9 │ │ │ │ │ + tsteq lr, r0, asr r9 │ │ │ │ │ + eoreq lr, r1, #224, 30 @ 0x380 │ │ │ │ │ + tsteq lr, r8, ror r9 │ │ │ │ │ + mulle r6, lr, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r9, r8 │ │ │ │ │ - tsteq lr, r8, ror r9 │ │ │ │ │ - mulle r6, lr, fp │ │ │ │ │ - smlatbeq lr, r0, r9, r8 │ │ │ │ │ - andle r0, r0, r7, lsl #5 │ │ │ │ │ + tsteq lr, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r9, r8 │ │ │ │ │ + smlabbeq lr, r0, r9, r8 │ │ │ │ │ + andle r0, r0, r7, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r9, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e89b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r1, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x010e89b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r7, r0, ror #9 │ │ │ │ │ @ instruction: 0x011317b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r9, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2373957,41 +2373729,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #20 │ │ │ │ │ + tsteq lr, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r0, [r0, -r0]! @ │ │ │ │ │ - tsteq lr, r0, ror #20 │ │ │ │ │ - eoreq pc, r1, #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #20 │ │ │ │ │ + tsteq lr, r0, lsr #20 │ │ │ │ │ + eoreq pc, r1, #56 @ 0x38 │ │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ │ + andle r1, r6, lr, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr sl │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ smlatteq lr, r8, r9, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ adcseq fp, r5, r0, lsr #7 │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror sl │ │ │ │ │ - tsteq lr, r8, ror #20 │ │ │ │ │ - andle r1, r6, lr, lsr lr │ │ │ │ │ - tsteq lr, r8, lsl #22 │ │ │ │ │ - andle r0, r0, r6, lsl r2 │ │ │ │ │ + tsteq lr, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, sl, r8 │ │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ │ + andle r0, r0, r6, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #80 @ 0x50 │ │ │ │ │ smlabbeq lr, r0, sl, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r8, lsl #4 │ │ │ │ │ tsteq r3, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e8a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2374001,15 +2373773,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ @ instruction: 0x010e8ab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r9, r8, asr #9 │ │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror ip │ │ │ │ │ + tsteq lr, r8, lsl #22 │ │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ ldrdeq r8, [lr, -r0] │ │ │ │ │ @ instruction: 0x0117c3f0 │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2374020,16 +2373792,16 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r0, sl, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #56 @ 0x38 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror ip │ │ │ │ │ tsteq lr, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ cmpeq r5, r8, lsl r0 │ │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ @@ -2374139,19 +2373911,19 @@ │ │ │ │ │ @ instruction: 0x010e8cb0 │ │ │ │ │ sbceq r3, r0, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, ip, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r8, [lr, -r0] │ │ │ │ │ - tsteq lr, r8, asr sp │ │ │ │ │ - eoreq pc, r1, #104 @ 0x68 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [lr, -r8] │ │ │ │ │ + strdeq r8, [lr, -r0] │ │ │ │ │ + eoreq pc, r1, #128 @ 0x80 │ │ │ │ │ + tsteq lr, r0, lsr #28 │ │ │ │ │ + andle r5, sl, sl, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #24 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ @@ -2374163,21 +2373935,21 @@ │ │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ cmpeq r0, r8, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #28 │ │ │ │ │ + tsteq lr, r8, asr sp │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ @ instruction: 0x0111b2d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ - tsteq lr, r0, lsr #28 │ │ │ │ │ - andle r5, sl, sl, ror #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr lr │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ ldrdeq pc, [pc, -r0]! │ │ │ │ │ smlabbeq lr, r0, sp, r8 │ │ │ │ │ @@ -2374218,52 +2373990,52 @@ │ │ │ │ │ cmpeq r0, r8, asr #24 │ │ │ │ │ tsteq pc, r0, lsr #10 │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r6, r0, lsr r0 │ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ │ - tsteq lr, r8, asr #28 │ │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ │ andle r0, r0, ip, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #128 @ 0x80 │ │ │ │ │ - adceq sl, sp, r8, lsl r2 │ │ │ │ │ + adceq sl, sp, r8, lsr #4 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, lr, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, lr, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010e8eb0 │ │ │ │ │ + smlatteq lr, r8, lr, r8 │ │ │ │ │ @ instruction: 0x010e8e98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr #14 │ │ │ │ │ tsteq r3, r0, ror sp │ │ │ │ │ - tsteq lr, r8, lsl #30 │ │ │ │ │ - eoreq pc, r1, #176 @ 0xb0 │ │ │ │ │ + @ instruction: 0x010e8eb0 │ │ │ │ │ + eoreq pc, r1, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x010e8eb8 │ │ │ │ │ @ instruction: 0x0099ceb8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, lr, r8 │ │ │ │ │ + tsteq lr, r0, lsl pc │ │ │ │ │ + andle r2, r6, r9, rrx │ │ │ │ │ ldrdeq r8, [lr, -r0] │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r1, r8, ror #5 │ │ │ │ │ tsteq lr, r0, lsl #21 │ │ │ │ │ smlatteq lr, r0, lr, r8 │ │ │ │ │ @@ -2374273,50 +2374045,50 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #30 │ │ │ │ │ + tsteq lr, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ - tsteq lr, r0, lsl pc │ │ │ │ │ - andle r2, r6, r9, rrx │ │ │ │ │ - tsteq lr, r8, asr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr pc │ │ │ │ │ + tsteq lr, r8, lsr #30 │ │ │ │ │ andle r0, r0, r6, asr #5 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #200 @ 0xc8 │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, pc, r8 @ │ │ │ │ │ tsteq lr, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq pc, [r6, -r0] @ │ │ │ │ │ @ instruction: 0x011392f0 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ @ instruction: 0x0115c9b8 │ │ │ │ │ - adcseq pc, r1, r0, ror #28 │ │ │ │ │ + adcseq pc, r1, r0, ror #25 │ │ │ │ │ tsteq sp, r0, ror r6 │ │ │ │ │ @ instruction: 0x010e8f98 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ ldrhteq r2, [r1], r0 │ │ │ │ │ sbceq r7, r3, r0, lsl r2 │ │ │ │ │ smlatbeq lr, r8, pc, r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2374333,59 +2374105,59 @@ │ │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r8, r0, lsr #26 │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, pc, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #32 │ │ │ │ │ + tsteq lr, r8, lsr #32 │ │ │ │ │ strdeq r8, [lr, -r8] │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ adcseq sp, sp, r0, ror #8 │ │ │ │ │ sbceq r8, r0, r0, asr #23 │ │ │ │ │ - adcseq r8, r8, r0, lsl #23 │ │ │ │ │ + adcseq r0, r9, r0, lsl #23 │ │ │ │ │ mrseq sl, (UNDEF: 14) │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ - qaddeq r9, r8, lr │ │ │ │ │ - eoreq pc, r1, #248 @ 0xf8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #32 │ │ │ │ │ + tsteq lr, r0, lsr #32 │ │ │ │ │ + eoreq pc, r1, #16, 2 │ │ │ │ │ + tsteq lr, r0, ror r0 │ │ │ │ │ + andle r7, r0, r3, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qaddeq r9, r0, lr │ │ │ │ │ adcseq r6, ip, r0, ror #21 │ │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror r0 │ │ │ │ │ - tsteq lr, r0, ror r0 │ │ │ │ │ - andle r7, r0, r3, lsl #25 │ │ │ │ │ + qaddeq r9, r8, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, r0, r9 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ adcseq r5, r1, r8, ror #11 │ │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ │ - swpeq r9, r8, [lr] │ │ │ │ │ + tsteq lr, r8, ror r0 │ │ │ │ │ andle r0, r0, sl, asr #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r0, r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq r9, r0, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + swpeq r9, r8, [lr] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strheq r9, [lr, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #16, 2 │ │ │ │ │ smlatbeq lr, r8, r0, r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, lsl #23 │ │ │ │ │ tsteq r3, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r9, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2374405,95 +2374177,95 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq lr, r8, r1, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq r9, (UNDEF: 30) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl r1 │ │ │ │ │ - tsteq lr, r8, lsr r1 │ │ │ │ │ - eoreq pc, r1, #64, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ + tsteq lr, r8, lsl r1 │ │ │ │ │ + eoreq pc, r1, #88, 2 │ │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ │ + strdle r6, [r3], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r1 │ │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ │ - strdle r6, [r3], -r3 │ │ │ │ │ + tsteq lr, r8, lsr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror r1 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ @ instruction: 0x01139398 │ │ │ │ │ - smlabbeq lr, r8, r1, r9 │ │ │ │ │ + tsteq lr, r8, asr r1 │ │ │ │ │ andle r0, r0, r5, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #112, 2 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq sp, lr, r0, r6 │ │ │ │ │ tsteq r3, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r1, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, r1, r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e9190 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e9198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r1, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r1, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e91b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e91b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r1, r9 │ │ │ │ │ - strdeq r9, [lr, -r8] │ │ │ │ │ - eoreq pc, r1, #136, 2 @ 0x22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r1, r9 │ │ │ │ │ + smlabteq lr, r8, r1, r9 │ │ │ │ │ + eoreq pc, r1, #160, 2 @ 0x28 │ │ │ │ │ + mrseq r9, LR_fiq │ │ │ │ │ + andle r8, r1, r4, lsl #17 │ │ │ │ │ ldrdeq r9, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r1, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r9, [lr, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #4 │ │ │ │ │ tsteq lr, r8, lsl r2 │ │ │ │ │ - mrseq r9, LR_fiq │ │ │ │ │ - andle r8, r1, r4, lsl #17 │ │ │ │ │ - tsteq lr, r8, asr #4 │ │ │ │ │ mulle r0, pc, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r0, ror fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r5, r8, lsr #17 │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2374545,15 +2374317,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r6, r9 │ │ │ │ │ + smlabteq lr, r8, r6, r9 │ │ │ │ │ tsteq lr, r0, lsr r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq r4, r7, r0, lsl r1 │ │ │ │ │ smlabteq sp, r0, r6, sp │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ cmpeq r0, r8, asr #24 │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ @@ -2374768,38 +2374540,38 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r8, r6, r9 │ │ │ │ │ @ instruction: 0x012fde90 │ │ │ │ │ @ instruction: 0x010e96b0 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - smlatteq lr, r0, r6, r9 │ │ │ │ │ - eoreq pc, r1, #208, 2 @ 0x34 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r6, r9 │ │ │ │ │ + smlabteq lr, r0, r6, r9 │ │ │ │ │ + eoreq pc, r1, #232, 2 @ 0x3a │ │ │ │ │ + smlatteq lr, r8, r6, r9 │ │ │ │ │ + andle r3, r7, fp, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r9, [lr, -r0] │ │ │ │ │ - smlatteq lr, r8, r6, r9 │ │ │ │ │ - andle r3, r7, fp, lsr #28 │ │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ │ - ldrdle r0, [r0], -r6 │ │ │ │ │ + smlatteq lr, r0, r6, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [lr, -r8] │ │ │ │ │ + strdeq r9, [lr, -r0] │ │ │ │ │ + ldrdle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #232, 2 @ 0x3a │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r0, r8, lsl r8 │ │ │ │ │ @ instruction: 0x010dd7b0 │ │ │ │ │ adceq r7, pc, r0, asr #15 │ │ │ │ │ @ instruction: 0x011396b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2374809,167 +2374581,167 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #14 │ │ │ │ │ - smlabbeq lr, r8, r7, r9 │ │ │ │ │ - eoreq pc, r1, #24, 4 @ 0x80000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ + tsteq lr, r8, ror #14 │ │ │ │ │ + eoreq pc, r1, #48, 4 │ │ │ │ │ + smlatteq lr, r8, r7, r9 │ │ │ │ │ + ldrdle r4, [r7], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r7, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r9, [lr, -r0] │ │ │ │ │ - smlatteq lr, r8, r7, r9 │ │ │ │ │ - ldrdle r4, [r7], -r7 │ │ │ │ │ + smlabbeq lr, r8, r7, r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsl ip │ │ │ │ │ smlatbeq lr, r8, r7, r9 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ @ instruction: 0x010e97b8 │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ - adcseq r9, r1, r8, ror lr │ │ │ │ │ + adcseq r9, r1, r8, lsr #29 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ strhteq r8, [lr], r8 │ │ │ │ │ ldrdeq sp, [sp, -r8] │ │ │ │ │ ldrdeq r9, [lr, -r0] │ │ │ │ │ @ instruction: 0x010e9790 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ smlatteq lr, r0, r7, r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r8, asr #10 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ - tsteq lr, r0, lsr #16 │ │ │ │ │ + strdeq r9, [lr, -r0] │ │ │ │ │ mulle r0, sp, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsr r4 @ │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #16 │ │ │ │ │ - smlatbeq lr, r0, r8, r9 │ │ │ │ │ - eoreq pc, r1, #96, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ + tsteq lr, r0, ror #16 │ │ │ │ │ + eoreq pc, r1, #120, 4 @ 0x80000007 │ │ │ │ │ + smlatbeq lr, r8, r8, r9 │ │ │ │ │ + andle lr, r2, sl, lsr #5 │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011397d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r8, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e9898 │ │ │ │ │ @ instruction: 0x010e9890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r0, asr #2 │ │ │ │ │ tsteq r3, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r8, r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r8, r8, r9 │ │ │ │ │ smlatteq lr, r0, r8, r9 │ │ │ │ │ - smlatbeq lr, r8, r8, r9 │ │ │ │ │ - andle lr, r2, sl, lsr #5 │ │ │ │ │ - tsteq lr, r0, lsl #18 │ │ │ │ │ andle r0, r0, fp, lsr #6 │ │ │ │ │ ldrdeq r9, [lr, -r0] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ smlabteq lr, r8, r8, r9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ │ adcseq fp, r4, r8, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r8, asr #22 │ │ │ │ │ ldrdeq r9, [lr, -r8] │ │ │ │ │ @ instruction: 0x010e98b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsr r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, r8, r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ │ - tsteq lr, r0, ror r9 │ │ │ │ │ - eoreq pc, r1, #168, 4 @ 0x8000000a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r9 │ │ │ │ │ + tsteq lr, r8, asr #18 │ │ │ │ │ + eoreq pc, r1, #192, 4 │ │ │ │ │ + tsteq lr, r8, ror r9 │ │ │ │ │ + strdle lr, [r2], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r9, r9 │ │ │ │ │ - tsteq lr, r8, ror r9 │ │ │ │ │ - strdle lr, [r2], -r6 │ │ │ │ │ - @ instruction: 0x010e99b8 │ │ │ │ │ - andle r0, r0, r6, lsl #2 │ │ │ │ │ + tsteq lr, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r9, r9 │ │ │ │ │ + smlabbeq lr, r0, r9, r9 │ │ │ │ │ + andle r0, r0, r6, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #216, 4 @ 0x8000000d │ │ │ │ │ @ instruction: 0x010e9998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - adcseq r8, r6, r8, lsl #11 │ │ │ │ │ + adcseq r8, r6, r8, asr r5 │ │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r9, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e99b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010e99b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r9, r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, asr #23 │ │ │ │ │ ldrdeq r9, [lr, -r8] │ │ │ │ │ smlabteq lr, r8, r9, r9 │ │ │ │ │ smlatteq lr, r0, r9, r9 │ │ │ │ │ @@ -2374983,34 +2374755,34 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #20 │ │ │ │ │ - tsteq lr, r8, asr sl │ │ │ │ │ - eoreq pc, r1, #240, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ + tsteq lr, r0, lsr #20 │ │ │ │ │ + eoreq pc, r1, #8, 6 @ 0x20000000 │ │ │ │ │ + tsteq lr, r0, ror #20 │ │ │ │ │ + andle lr, r2, r5, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r5, [r6], r0 │ │ │ │ │ @ instruction: 0x01139998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr fp │ │ │ │ │ tsteq lr, r0, asr fp │ │ │ │ │ - tsteq lr, r0, ror #20 │ │ │ │ │ - andle lr, r2, r5, lsl #14 │ │ │ │ │ - ldrdeq r9, [lr, -r0] │ │ │ │ │ andle r1, r0, sp, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsr r5 │ │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq r1, r5, r8, r4 │ │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ │ @@ -2375062,16 +2374834,16 @@ │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ tsteq lr, r0, asr #22 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ sbceq r8, r0, r0, lsl ip │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ @ instruction: 0x010e9ab8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #22 │ │ │ │ │ adcseq r7, sp, r8, lsr r7 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, fp, r9 │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ @@ -2375093,17 +2374865,17 @@ │ │ │ │ │ @ instruction: 0x010e9b98 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlabteq lr, r0, fp, r9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlatbeq lr, r8, fp, r9 │ │ │ │ │ sbceq r1, r3, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r9, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, fp, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [lr, -r8] │ │ │ │ │ strdeq r9, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r6, r0, asr #14 │ │ │ │ │ @@ -2375111,31 +2374883,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #24 │ │ │ │ │ - tsteq lr, r0, asr #24 │ │ │ │ │ - eoreq pc, r1, #56, 6 @ 0xe0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ + tsteq lr, r0, lsr #24 │ │ │ │ │ + eoreq pc, r1, #80, 6 @ 0x40000001 │ │ │ │ │ + tsteq lr, r8, asr #24 │ │ │ │ │ + andle pc, r2, pc, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr ip │ │ │ │ │ - tsteq lr, r8, asr #24 │ │ │ │ │ - andle pc, r2, pc, lsr #17 │ │ │ │ │ - tsteq lr, r8, lsl #28 │ │ │ │ │ - andle r0, r0, r0, lsl #14 │ │ │ │ │ + tsteq lr, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ + tsteq lr, r0, asr ip │ │ │ │ │ + andle r0, r0, r0, lsl #14 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr sl │ │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ │ tsteq r3, r0, asr #23 │ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ │ @@ -2375235,33 +2375007,33 @@ │ │ │ │ │ strdeq r9, [lr, -r0] │ │ │ │ │ tsteq sp, r8, asr r5 │ │ │ │ │ strdeq r9, [lr, -r8] │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #28 │ │ │ │ │ - tsteq lr, r0, lsr #30 │ │ │ │ │ - eoreq pc, r1, #128, 6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ │ + tsteq lr, r8, asr #28 │ │ │ │ │ + eoreq pc, r1, #152, 6 @ 0x60000002 │ │ │ │ │ + tsteq lr, r8, asr #30 │ │ │ │ │ + @ instruction: 0xd002ffbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r4, r2, r8, sp │ │ │ │ │ @@ -2375305,93 +2375077,93 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ tsteq lr, r0, lsl pc │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr pc │ │ │ │ │ - tsteq lr, r8, asr #30 │ │ │ │ │ - @ instruction: 0xd002ffbc │ │ │ │ │ + tsteq lr, r0, lsr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr pc │ │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r6, r0, lsl #19 │ │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ │ tsteq r7, r8, lsr r1 │ │ │ │ │ tsteq r3, r8, ror #24 │ │ │ │ │ - tsteq lr, r0, ror pc │ │ │ │ │ + tsteq lr, r0, asr pc │ │ │ │ │ andle r0, r0, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, pc, r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r0, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e9f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010e9f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, pc, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, pc, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r9, [lr, -r0] │ │ │ │ │ + strdeq r9, [lr, -r8] │ │ │ │ │ @ instruction: 0x010e9fb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r6, r0, lsl #9 │ │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ │ smlabteq lr, r8, sp, r9 │ │ │ │ │ sbceq r6, r3, r8, ror #23 │ │ │ │ │ ldrdeq r9, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r9, [lr, -r8] │ │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ │ smlatteq lr, r0, pc, r9 @ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r4, r0, lsr r8 │ │ │ │ │ - tsteq lr, r8, lsl r0 │ │ │ │ │ - eoreq pc, r1, #200, 6 @ 0x20000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r9, [lr, -r8] │ │ │ │ │ + strdeq r9, [lr, -r0] │ │ │ │ │ + eoreq pc, r1, #224, 6 @ 0x80000003 │ │ │ │ │ + tsteq lr, r8, lsr #32 │ │ │ │ │ + andle r0, r3, r1, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ adceq r0, r3, r0, lsl #23 │ │ │ │ │ mrseq fp, (UNDEF: 14) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr r0 │ │ │ │ │ - tsteq lr, r8, lsr #32 │ │ │ │ │ - andle r0, r3, r1, ror #8 │ │ │ │ │ + tsteq lr, r8, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r0, ror fp @ │ │ │ │ │ - qaddeq sl, r0, lr │ │ │ │ │ + tsteq lr, r0, lsr r0 │ │ │ │ │ ldrdle r0, [r0], -r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + qaddeq sl, r0, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ qaddeq sl, r8, lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq sl, r0, [lr] │ │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ │ @@ -2375403,79 +2375175,79 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq sl, r8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r0, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sl, [lr, -r0] │ │ │ │ │ + ldrdeq sl, [lr, -r8] │ │ │ │ │ strheq sl, [lr, -r0] │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ strheq sl, [lr, -r8] │ │ │ │ │ rscseq r9, sl, r8, lsl #20 │ │ │ │ │ smlabteq lr, r0, r0, sl │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r2, [r4, #-152] @ 0xffffff68 │ │ │ │ │ - mrseq sl, (UNDEF: 30) │ │ │ │ │ - eoreq pc, r1, #16, 8 @ 0x10000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sl, [lr, -r8] │ │ │ │ │ + ldrdeq sl, [lr, -r0] │ │ │ │ │ + eoreq pc, r1, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq lr, r8, lsl r1 │ │ │ │ │ + andle r9, r8, r5, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r0, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #2 │ │ │ │ │ - tsteq lr, r8, lsl r1 │ │ │ │ │ - andle r9, r8, r5, lsl #15 │ │ │ │ │ + mrseq sl, (UNDEF: 30) │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr r1 │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r5, r6, r0, r0 │ │ │ │ │ + adcseq r5, r6, r0, asr #1 │ │ │ │ │ @ instruction: 0x0113c398 │ │ │ │ │ - tsteq lr, r0, ror #2 │ │ │ │ │ + tsteq lr, r0, lsr #2 │ │ │ │ │ andle r0, r0, sp, lsl #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ │ @ instruction: 0x0113c3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r1 │ │ │ │ │ tsteq lr, r0, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r1, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea190 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr r2 │ │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ │ - tsteq lr, r0, ror r2 │ │ │ │ │ - eoreq pc, r1, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq pc, r1, #112, 8 @ 0x70000000 │ │ │ │ │ @ instruction: 0x010ea1b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r5, r0, lsl #1 │ │ │ │ │ smlabbeq lr, r8, r1, sl │ │ │ │ │ smlabteq lr, r0, r1, sl │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ smlabteq lr, r8, r1, sl │ │ │ │ │ @@ -2375502,78 +2375274,78 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ teqeq r0, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r2 │ │ │ │ │ + tsteq lr, r8, ror r2 │ │ │ │ │ + andle sp, r6, r7, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #4 │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq r6, [r6], r8 │ │ │ │ │ @ instruction: 0x010ea1b8 │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r2, sl │ │ │ │ │ - tsteq lr, r8, ror r2 │ │ │ │ │ - andle sp, r6, r7, lsr #6 │ │ │ │ │ - smlatbeq lr, r0, r2, sl │ │ │ │ │ - andle r0, r0, sp, lsr #32 │ │ │ │ │ + tsteq lr, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r2, sl │ │ │ │ │ + smlabbeq lr, r0, r2, sl │ │ │ │ │ + andle r0, r0, sp, lsr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r2, sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r2, sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r2, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r2, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r2, sl │ │ │ │ │ - mrseq sl, ELR_hyp │ │ │ │ │ - eoreq pc, r1, #160, 8 @ 0xa0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r2, sl │ │ │ │ │ + smlatteq lr, r0, r2, sl │ │ │ │ │ + eoreq pc, r1, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq lr, r8, lsl #6 │ │ │ │ │ + andle sp, r6, r5, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + mrseq sl, ELR_hyp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ - tsteq lr, r8, lsl #6 │ │ │ │ │ - andle sp, r6, r5, asr r3 │ │ │ │ │ - smlatbeq lr, r0, r3, sl │ │ │ │ │ andle r0, r0, r9, lsr r0 │ │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113c3f8 │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, sp, r8, lsr #2 │ │ │ │ │ @@ -2375593,59 +2375365,59 @@ │ │ │ │ │ smlabbeq lr, r8, r3, sl │ │ │ │ │ tsteq r3, r0, asr #8 │ │ │ │ │ @ instruction: 0x010ea390 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r3, sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea3b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #184, 8 @ 0xb8000000 │ │ │ │ │ @ instruction: 0x010ea3b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r0, asr #18 │ │ │ │ │ + adceq ip, pc, r0, lsl r9 @ │ │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r3, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r3, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [lr, -r8] │ │ │ │ │ adcseq r9, r0, r8, lsr #21 │ │ │ │ │ tsteq sp, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r3, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r3, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq sl, [lr, -r8] │ │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ │ - eoreq pc, r1, #232, 8 @ 0xe8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ │ + strdeq sl, [lr, -r8] │ │ │ │ │ + eoreq pc, r1, #0, 10 │ │ │ │ │ + tsteq lr, r0, lsr #8 │ │ │ │ │ + andle sp, r6, pc, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #8 │ │ │ │ │ - tsteq lr, r0, lsr #8 │ │ │ │ │ - andle sp, r6, pc, lsl #7 │ │ │ │ │ - tsteq lr, r8, asr #8 │ │ │ │ │ - andle r0, r0, fp, lsr #32 │ │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r4 │ │ │ │ │ + tsteq lr, r8, lsr #8 │ │ │ │ │ + andle r0, r0, fp, lsr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #0, 10 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2375659,51 +2375431,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r4, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ea4b0 │ │ │ │ │ - ldrdeq sl, [lr, -r0] │ │ │ │ │ - eoreq pc, r1, #48, 10 @ 0xc000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea4b8 │ │ │ │ │ + @ instruction: 0x010ea4b0 │ │ │ │ │ + eoreq pc, r1, #72, 10 @ 0x12000000 │ │ │ │ │ + ldrdeq sl, [lr, -r8] │ │ │ │ │ + @ instruction: 0xd006d3bb │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r4, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r4, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r4, sl │ │ │ │ │ - ldrdeq sl, [lr, -r8] │ │ │ │ │ - @ instruction: 0xd006d3bb │ │ │ │ │ - tsteq lr, r0, lsl #10 │ │ │ │ │ - andle r0, r0, r7, lsr r0 │ │ │ │ │ + ldrdeq sl, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r4, sl │ │ │ │ │ + smlatteq lr, r0, r4, sl │ │ │ │ │ + andle r0, r0, r7, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sl, [lr, -r0] │ │ │ │ │ + smlatteq lr, r0, r6, sl │ │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011084f0 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ tsteq lr, r0, ror r3 │ │ │ │ │ tsteq ip, r0, lsl #1 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ @@ -2375732,18 +2375504,18 @@ │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ @ instruction: 0x010ea5b8 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ smlabteq lr, r0, r5, sl │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ │ - eoreq pc, r1, #120, 10 @ 0x1e000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r6, sl │ │ │ │ │ + ldrdeq sl, [lr, -r0] │ │ │ │ │ + eoreq pc, r1, #144, 10 @ 0x24000000 │ │ │ │ │ + smlabbeq lr, r0, r7, sl │ │ │ │ │ + andle r7, r7, r0 │ │ │ │ │ smlatteq lr, r0, r5, sl │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ adcseq r3, r1, r0, lsr #17 │ │ │ │ │ tsteq sp, r8, ror r8 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ @@ -2375767,15 +2375539,15 @@ │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ @ instruction: 0x011a2ad0 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2375811,19 +2375583,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011d22f8 │ │ │ │ │ @ instruction: 0x0113c4b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ea790 │ │ │ │ │ + tsteq lr, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r7, sl │ │ │ │ │ - andle r7, r7, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r7, sl │ │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2375842,50 +2375614,50 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r5, r0, asr r4 │ │ │ │ │ @ instruction: 0x0113c4d0 │ │ │ │ │ tsteq lr, r8, ror r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq r7, r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ - ldrdeq sl, [lr, -r8] │ │ │ │ │ + @ instruction: 0x010ea790 │ │ │ │ │ andle r0, r0, sp, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r7, sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #168, 10 @ 0x2a000000 │ │ │ │ │ smlabbeq lr, r8, r7, sl │ │ │ │ │ @ instruction: 0x01542990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r7, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r7, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ smlabteq lr, r0, r7, sl │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ @ instruction: 0x010ea7b0 │ │ │ │ │ @ instruction: 0x01542990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r7, sl │ │ │ │ │ + ldrdeq sl, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq pc, [r3], #88 @ 0x58 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #144, 10 @ 0x24000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r0, r7, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r7, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #16 │ │ │ │ │ + smlatbeq lr, r8, r8, sl │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ @ instruction: 0x010ea7b8 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ tsteq lr, r8, lsr r8 │ │ │ │ │ @@ -2375896,18 +2375668,18 @@ │ │ │ │ │ tsteq lr, r8, ror #23 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, sl, r8, ror #5 │ │ │ │ │ - smlabteq lr, r0, r8, sl │ │ │ │ │ - eoreq pc, r1, #192, 10 @ 0x30000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, r8, sl │ │ │ │ │ + tsteq lr, r0, ror #16 │ │ │ │ │ + eoreq pc, r1, #216, 10 @ 0x36000000 │ │ │ │ │ + smlabteq lr, r8, r8, sl │ │ │ │ │ + andle pc, r5, r1, lsr #26 │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r8, ror #6 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ smlabbeq lr, r0, r8, sl │ │ │ │ │ sbcseq r8, r4, r0, ror #14 │ │ │ │ │ smlabbeq lr, r8, r8, sl │ │ │ │ │ @@ -2375921,29 +2375693,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq sp, r0, r8, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea8b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sl, [lr, -r0] │ │ │ │ │ - smlabteq lr, r8, r8, sl │ │ │ │ │ - andle pc, r5, r1, lsr #26 │ │ │ │ │ - strdeq sl, [lr, -r0] │ │ │ │ │ - andle r0, r0, r4, ror #1 │ │ │ │ │ + smlabteq lr, r0, r8, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [lr, -r8] │ │ │ │ │ + ldrdeq sl, [lr, -r0] │ │ │ │ │ + andle r0, r0, r4, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r8, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r8, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq sl, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2375961,39 +2375733,39 @@ │ │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ │ ldrsbeq r4, [r4], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r4, [r4], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #18 │ │ │ │ │ - smlabbeq lr, r8, r9, sl │ │ │ │ │ - eoreq pc, r1, #8, 12 @ 0x800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r9 │ │ │ │ │ + tsteq lr, r8, ror #18 │ │ │ │ │ + eoreq pc, r1, #32, 12 @ 0x2000000 │ │ │ │ │ + @ instruction: 0x010ea990 │ │ │ │ │ + andle r7, r7, lr, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r9, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ea998 │ │ │ │ │ - @ instruction: 0x010ea990 │ │ │ │ │ - andle r7, r7, lr, lsr #5 │ │ │ │ │ - @ instruction: 0x010ea9b8 │ │ │ │ │ - mulle r0, r9, r2 │ │ │ │ │ + smlabbeq lr, r8, r9, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r9, sl │ │ │ │ │ + @ instruction: 0x010ea998 │ │ │ │ │ + mulle r0, r9, r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r9, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ea9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ea9b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [lr, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #32, 12 @ 0x2000000 │ │ │ │ │ smlabteq lr, r8, r9, sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r2, r0, lsr r2 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2376001,57 +2375773,57 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r9, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #20 │ │ │ │ │ - tsteq lr, r8, lsr #20 │ │ │ │ │ - eoreq pc, r1, #80, 12 @ 0x5000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ + tsteq lr, r8, lsl #20 │ │ │ │ │ + eoreq pc, r1, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq lr, r0, asr #20 │ │ │ │ │ + andle r7, r7, r4, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #20 │ │ │ │ │ - tsteq lr, r0, asr #20 │ │ │ │ │ - andle r7, r7, r4, ror #10 │ │ │ │ │ + tsteq lr, r8, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq ip, r5, r8, asr #13 │ │ │ │ │ + umlalseq ip, r5, r8, r6 │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ - smlatbeq lr, r0, sl, sl │ │ │ │ │ + tsteq lr, r8, asr #20 │ │ │ │ │ andle r0, r0, sp, lsl #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #128, 12 @ 0x8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ tsteq lr, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r2, r8, lsr r7 │ │ │ │ │ + adcseq r3, r2, r8, asr r7 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eaa90 │ │ │ │ │ smlabbeq lr, r0, sl, sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010eaab8 │ │ │ │ │ + smlatbeq lr, r0, sl, sl │ │ │ │ │ smlatbeq lr, r8, sl, sl │ │ │ │ │ ldrsbeq ip, [r1, #-136] @ 0xffffff78 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #104, 12 @ 0x6800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010eaab8 │ │ │ │ │ smlabteq lr, r0, sl, sl │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, sl, sl │ │ │ │ │ ldrdeq sl, [lr, -r0] │ │ │ │ │ @@ -2376065,19 +2375837,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #22 │ │ │ │ │ - ldrdeq sl, [lr, -r8] │ │ │ │ │ - eoreq pc, r1, #152, 12 @ 0x9800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ │ + tsteq lr, r8, lsl #22 │ │ │ │ │ + eoreq pc, r1, #176, 12 @ 0xb000000 │ │ │ │ │ + smlatteq lr, r0, ip, sl │ │ │ │ │ + andle r3, r2, r5, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, ip, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, asr sl │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ @@ -2376181,69 +2375953,69 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ smlabteq lr, r0, ip, sl │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, ip, sl │ │ │ │ │ + ldrdeq sl, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - smlatteq lr, r0, ip, sl │ │ │ │ │ - andle r3, r2, r5, lsl r7 │ │ │ │ │ - tsteq lr, r8, lsl #26 │ │ │ │ │ - andle r0, r0, r6, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ + smlatteq lr, r8, ip, sl │ │ │ │ │ + andle r0, r0, r6, lsr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq sp, r8, r8, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr sp │ │ │ │ │ - @ instruction: 0x010ead90 │ │ │ │ │ - eoreq pc, r1, #224, 12 @ 0xe000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ + tsteq lr, r0, asr sp │ │ │ │ │ + eoreq pc, r1, #248, 12 @ 0xf800000 │ │ │ │ │ + @ instruction: 0x010ead98 │ │ │ │ │ + andle pc, r5, fp, lsl r9 @ │ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, sp, sl │ │ │ │ │ + @ instruction: 0x010ead90 │ │ │ │ │ smlabbeq lr, r8, sp, sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq sl, sp, r8, lsl #30 │ │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ │ - @ instruction: 0x010ead98 │ │ │ │ │ - andle pc, r5, fp, lsl r9 @ │ │ │ │ │ - tsteq lr, r0, lsl lr │ │ │ │ │ - andle r0, r0, r1, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, sp, sl │ │ │ │ │ + smlatbeq lr, r0, sp, sl │ │ │ │ │ + andle r0, r0, r1, asr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #16, 14 @ 0x400000 │ │ │ │ │ @ instruction: 0x010eadb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq r8, r6, r8, ror r3 │ │ │ │ │ @ instruction: 0x0113c5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2376256,64 +2376028,64 @@ │ │ │ │ │ strdeq sp, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl r9 │ │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, ror r6 │ │ │ │ │ + adcseq r2, r6, r0, asr #12 │ │ │ │ │ tsteq r3, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl lr │ │ │ │ │ + tsteq lr, r0, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #248, 12 @ 0xf800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr lr │ │ │ │ │ - smlabbeq lr, r8, lr, sl │ │ │ │ │ - eoreq pc, r1, #40, 14 @ 0xa00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ + tsteq lr, r0, asr lr │ │ │ │ │ + eoreq pc, r1, #64, 14 @ 0x1000000 │ │ │ │ │ + @ instruction: 0x010eae90 │ │ │ │ │ + ldrdle pc, [r5], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010eae98 │ │ │ │ │ + smlabbeq lr, r8, lr, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - @ instruction: 0x010eae90 │ │ │ │ │ - ldrdle pc, [r5], -sp │ │ │ │ │ - @ instruction: 0x010eaeb8 │ │ │ │ │ - andle r0, r0, r3, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, lr, sl │ │ │ │ │ + @ instruction: 0x010eae98 │ │ │ │ │ + andle r0, r0, r3, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, lr, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eaeb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010eaeb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, lr, sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, lr, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, lr, sl │ │ │ │ │ ldrdeq sl, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, pc, r0, lsl r8 @ │ │ │ │ │ @@ -2376337,19 +2376109,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [r9], #192 @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #30 │ │ │ │ │ - @ instruction: 0x010eafb8 │ │ │ │ │ - eoreq pc, r1, #112, 14 @ 0x1c00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr pc │ │ │ │ │ + tsteq lr, r8, asr #30 │ │ │ │ │ + eoreq pc, r1, #136, 14 @ 0x2200000 │ │ │ │ │ + smlabteq lr, r0, pc, sl @ │ │ │ │ │ + andle r7, r7, r2, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, pc, sl @ │ │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ │ addseq pc, fp, r0, lsr pc @ │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ cmpeq r0, r8, ror #24 │ │ │ │ │ tsteq lr, r0, ror pc │ │ │ │ │ @@ -2376367,27 +2376139,27 @@ │ │ │ │ │ smlatbeq lr, r0, pc, sl @ │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ smlabbeq lr, r8, pc, sl @ │ │ │ │ │ ldrdeq r3, [r0, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eafb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010eafb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr #32 │ │ │ │ │ smlatteq lr, r0, pc, sl @ │ │ │ │ │ - smlabteq lr, r0, pc, sl @ │ │ │ │ │ - andle r7, r7, r2, lsl #14 │ │ │ │ │ - tsteq lr, r8, rrx │ │ │ │ │ andle r0, r0, r4, ror #18 │ │ │ │ │ ldrdeq sl, [lr, -r0] │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ ldrdeq sl, [lr, -r8] │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #160, 14 @ 0x2800000 │ │ │ │ │ strdeq sl, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011205b8 │ │ │ │ │ tsteq r3, r8, lsr r6 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, sl, r0, lsl #23 │ │ │ │ │ @@ -2376409,24 +2376181,24 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qaddeq fp, r8, lr │ │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ │ ldrdeq r3, [r0, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - swpeq fp, r0, [lr] │ │ │ │ │ + tsteq lr, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #136, 14 @ 0x2200000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + swpeq fp, r0, [lr] │ │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ │ - umlalseq r0, r2, r0, r3 │ │ │ │ │ + adcseq r0, r2, r0, lsl #7 │ │ │ │ │ tsteq sp, r0, asr #18 │ │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ │ ldrdeq r3, [r0, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq fp, r8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r0, fp │ │ │ │ │ @@ -2376435,19 +2376207,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq fp, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq fp, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r0, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq fp, [lr, -r0] │ │ │ │ │ - tsteq lr, r0, lsr #2 │ │ │ │ │ - eoreq pc, r1, #184, 14 @ 0x2e00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #2 │ │ │ │ │ + ldrdeq fp, [lr, -r0] │ │ │ │ │ + eoreq pc, r1, #208, 14 @ 0x3400000 │ │ │ │ │ + tsteq lr, r8, lsr r1 │ │ │ │ │ + andle r6, r5, fp, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ smlatteq lr, r8, r0, fp │ │ │ │ │ ldrdeq fp, [lr, -r8] │ │ │ │ │ mrseq fp, (UNDEF: 30) │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ strdeq fp, [lr, -r8] │ │ │ │ │ @@ -2376457,57 +2376229,57 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #2 │ │ │ │ │ - tsteq lr, r8, lsr r1 │ │ │ │ │ - andle r6, r5, fp, ror #24 │ │ │ │ │ + tsteq lr, r0, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq lr, r8, r5, r4 │ │ │ │ │ tsteq r3, r8, ror #12 │ │ │ │ │ - smlabbeq lr, r8, r1, fp │ │ │ │ │ + tsteq lr, r0, asr #2 │ │ │ │ │ andle r0, r0, lr, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq lr, r8, asr r1 │ │ │ │ │ @ instruction: 0x0099ceb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ smlabbeq lr, r0, r1, fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010eb190 │ │ │ │ │ + smlabbeq lr, r8, r1, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #208, 14 @ 0x3400000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010eb190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eb198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r1, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eb1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eb1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r1, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl r2 │ │ │ │ │ + tsteq lr, r0, lsr #4 │ │ │ │ │ smlatteq lr, r8, r1, fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq fp, [lr, -r8] │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ smlatteq lr, r0, r1, fp │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2376518,56 +2376290,56 @@ │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ mrseq fp, LR_fiq │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - tsteq lr, r8, lsr r2 │ │ │ │ │ - eoreq pc, r1, #0, 16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #4 │ │ │ │ │ + tsteq lr, r8, lsl r2 │ │ │ │ │ + eoreq pc, r1, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ │ + andle r8, r7, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #4 │ │ │ │ │ - tsteq lr, r8, asr r2 │ │ │ │ │ - andle r8, r7, r8, lsr #9 │ │ │ │ │ + tsteq lr, r8, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ - smlabbeq lr, r0, r2, fp │ │ │ │ │ + tsteq lr, r0, ror #4 │ │ │ │ │ andle r0, r0, r6, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, r2, fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x010eb290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq pc, r8, fp, lr @ │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ │ smlatbeq lr, r8, r2, fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010eb2b0 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ smlabteq lr, r0, r2, fp │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrdeq fp, [lr, -r0] │ │ │ │ │ smlabteq lr, r8, r2, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ ldrdeq fp, [lr, -r8] │ │ │ │ │ @@ -2376601,35 +2376373,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r3 │ │ │ │ │ + tsteq lr, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ - @ instruction: 0x010eb390 │ │ │ │ │ - eoreq pc, r1, #72, 16 @ 0x480000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror r3 │ │ │ │ │ + tsteq lr, r0, ror r3 │ │ │ │ │ + eoreq pc, r1, #96, 16 @ 0x600000 │ │ │ │ │ + smlatbeq lr, r0, r3, fp │ │ │ │ │ + andle r8, r7, r3, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r3, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r3, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, r3, fp │ │ │ │ │ - smlatbeq lr, r0, r3, fp │ │ │ │ │ - andle r8, r7, r3, lsl #19 │ │ │ │ │ + @ instruction: 0x010eb390 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r0, r3, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - tsteq lr, r8, lsl #8 │ │ │ │ │ + smlatbeq lr, r8, r3, fp │ │ │ │ │ @ instruction: 0xd00008b7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r3, fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #120, 16 @ 0x780000 │ │ │ │ │ @ instruction: 0x010eb3b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113c6f8 │ │ │ │ │ @ instruction: 0x010eb298 │ │ │ │ │ @ instruction: 0x01405b98 │ │ │ │ │ ldrdeq fp, [lr, -r8] │ │ │ │ │ @@ -2376639,21 +2376411,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113c6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r3, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #8 │ │ │ │ │ + tsteq lr, r8, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ @ instruction: 0x011dc090 │ │ │ │ │ adcseq fp, r4, r8, lsr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #96, 16 @ 0x600000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r5, r0, lsr #11 │ │ │ │ │ strdeq fp, [lr, -r8] │ │ │ │ │ tsteq lr, r0, lsr r4 │ │ │ │ │ @@ -2376669,19 +2376441,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror r4 │ │ │ │ │ - smlabteq lr, r0, r4, fp │ │ │ │ │ - eoreq pc, r1, #144, 16 @ 0x900000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eb490 │ │ │ │ │ + tsteq lr, r8, ror r4 │ │ │ │ │ + eoreq pc, r1, #168, 16 @ 0xa80000 │ │ │ │ │ + smlabteq lr, r8, r4, fp │ │ │ │ │ + andle r8, r7, fp, asr #1 │ │ │ │ │ smlabbeq lr, r8, r4, fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eb498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2376689,31 +2376461,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ @ instruction: 0x010eb4b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq lr, [r5], r0 │ │ │ │ │ tsteq r3, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq fp, [lr, -r0] │ │ │ │ │ - smlabteq lr, r8, r4, fp │ │ │ │ │ - andle r8, r7, fp, asr #1 │ │ │ │ │ - strdeq fp, [lr, -r8] │ │ │ │ │ - andle r0, r0, r4, lsl #7 │ │ │ │ │ + smlabteq lr, r0, r4, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r4, fp │ │ │ │ │ + ldrdeq fp, [lr, -r0] │ │ │ │ │ + andle r0, r0, r4, lsl #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #192, 16 @ 0xc00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r4, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq fp, [lr, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2376723,64 +2376495,64 @@ │ │ │ │ │ adceq r7, pc, r0, asr r8 @ │ │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r8, r9, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #10 │ │ │ │ │ + tsteq lr, r0, ror r5 │ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, lsl #18 │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ - @ instruction: 0x010eb590 │ │ │ │ │ - eoreq pc, r1, #216, 16 @ 0xd80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r5 │ │ │ │ │ + tsteq lr, r0, ror #10 │ │ │ │ │ + eoreq pc, r1, #240, 16 @ 0xf00000 │ │ │ │ │ + @ instruction: 0x010eb598 │ │ │ │ │ + andle r7, r3, sl, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r5, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r5, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010eb590 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r0, r5, fp │ │ │ │ │ smlabteq lr, r0, r5, fp │ │ │ │ │ - @ instruction: 0x010eb598 │ │ │ │ │ - andle r7, r3, sl, lsr r2 │ │ │ │ │ - tsteq lr, r0, lsl #12 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r5, fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #8, 18 @ 0x20000 │ │ │ │ │ @ instruction: 0x010eb5b0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlabteq lr, r8, r5, fp │ │ │ │ │ ldrdeq r3, [r0, #-200] @ 0xffffff38 │ │ │ │ │ ldrdeq fp, [lr, -r0] │ │ │ │ │ smlatbeq lr, r8, r5, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r5, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #240, 16 @ 0xf00000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #12 │ │ │ │ │ @@ -2376791,19 +2376563,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #12 │ │ │ │ │ - ldrdeq fp, [lr, -r0] │ │ │ │ │ - eoreq pc, r1, #32, 18 @ 0x80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ + tsteq lr, r0, ror #12 │ │ │ │ │ + eoreq pc, r1, #56, 18 @ 0xe0000 │ │ │ │ │ + smlatteq lr, r8, r6, fp │ │ │ │ │ + andle sp, r9, r3, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r6, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ smlabbeq lr, r8, r6, fp │ │ │ │ │ @@ -2376819,39 +2376591,39 @@ │ │ │ │ │ smlabteq lr, r0, r3, fp │ │ │ │ │ ldrheq r8, [r4], #152 @ 0x98 │ │ │ │ │ @ instruction: 0x010eb6b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [lr, -r0] │ │ │ │ │ + ldrdeq fp, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - smlatteq lr, r8, r6, fp │ │ │ │ │ - andle sp, r9, r3, lsl #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq fp, [lr, -r8] │ │ │ │ │ smlatteq lr, r0, r6, fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r0, lsl #7 │ │ │ │ │ @ instruction: 0x0113c7b8 │ │ │ │ │ - tsteq lr, r0, lsr #14 │ │ │ │ │ + strdeq fp, [lr, -r0] │ │ │ │ │ andle r0, r0, r1, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [lr, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2376859,15 +2376631,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r9 │ │ │ │ │ + tsteq lr, r8, asr r9 │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, ip, r8, asr #13 │ │ │ │ │ @ instruction: 0x0113c7d0 │ │ │ │ │ smlatbeq lr, r8, r6, fp │ │ │ │ │ ldrdeq sl, [r0], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2376980,46 +2376752,46 @@ │ │ │ │ │ rscseq r8, fp, r0, lsr #17 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq lr, r8, ror r9 │ │ │ │ │ - eoreq pc, r1, #104, 18 @ 0x1a0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr r9 │ │ │ │ │ + tsteq lr, r0, asr r9 │ │ │ │ │ + eoreq pc, r1, #128, 18 @ 0x200000 │ │ │ │ │ + @ instruction: 0x010eb990 │ │ │ │ │ + @ instruction: 0xd00c9eb1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010eb998 │ │ │ │ │ + tsteq lr, r8, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - @ instruction: 0x010eb990 │ │ │ │ │ - @ instruction: 0xd00c9eb1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r9, fp │ │ │ │ │ smlabbeq lr, r8, r9, fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ - smlabteq lr, r0, r9, fp │ │ │ │ │ + @ instruction: 0x010eb998 │ │ │ │ │ strdle r0, [r0], -sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r9, fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r9, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eb9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq fp, [lr, -r8] │ │ │ │ │ + smlabteq lr, r0, r9, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #128, 18 @ 0x200000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq fp, [lr, -r8] │ │ │ │ │ ldrdeq fp, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r9, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2377031,83 +2376803,83 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #20 │ │ │ │ │ - tsteq lr, r0, asr #20 │ │ │ │ │ - eoreq pc, r1, #176, 18 @ 0x2c0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ + tsteq lr, r0, lsr #20 │ │ │ │ │ + eoreq pc, r1, #200, 18 @ 0x320000 │ │ │ │ │ + tsteq lr, r8, asr #20 │ │ │ │ │ + strdle sp, [r6], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr sl │ │ │ │ │ - tsteq lr, r8, asr #20 │ │ │ │ │ - strdle sp, [r6], -r3 │ │ │ │ │ - tsteq lr, r0, ror sl │ │ │ │ │ - andle r0, r0, r6, asr #32 │ │ │ │ │ + tsteq lr, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ + tsteq lr, r0, asr sl │ │ │ │ │ + andle r0, r0, r6, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, sl, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, sl, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eba90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eba98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, sl, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, sl, fp │ │ │ │ │ + smlabteq lr, r8, sl, fp │ │ │ │ │ @ instruction: 0x010ebab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror #6 │ │ │ │ │ tsteq r3, r0, asr ip │ │ │ │ │ - smlatteq lr, r0, sl, fp │ │ │ │ │ - eoreq pc, r1, #248, 18 @ 0x3e0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, sl, fp │ │ │ │ │ + smlabteq lr, r0, sl, fp │ │ │ │ │ + eoreq pc, r1, #16, 20 @ 0x10000 │ │ │ │ │ + smlatteq lr, r8, sl, fp │ │ │ │ │ + andle sp, r6, lr, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [lr, -r0] │ │ │ │ │ - smlatteq lr, r8, sl, fp │ │ │ │ │ - andle sp, r6, lr, lsr r4 │ │ │ │ │ - tsteq lr, r0, lsr #22 │ │ │ │ │ - strhle r0, [r0], -r8 │ │ │ │ │ + smlatteq lr, r0, sl, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [lr, -r8] │ │ │ │ │ + strdeq fp, [lr, -r0] │ │ │ │ │ + strhle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2377115,19 +2376887,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror fp │ │ │ │ │ - @ instruction: 0x010ec2b8 │ │ │ │ │ - eoreq pc, r1, #64, 20 @ 0x40000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ + tsteq lr, r0, ror fp │ │ │ │ │ + eoreq pc, r1, #88, 20 @ 0x58000 │ │ │ │ │ + @ instruction: 0x010eca98 │ │ │ │ │ + ldrdle lr, [sl], -r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, fp, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ec2b0 │ │ │ │ │ @ instruction: 0x010ebb90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq ip, r8, r4, lr │ │ │ │ │ @@ -2377583,17 +2377355,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ smlatbeq lr, r8, r2, ip │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r1, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, sl, ip │ │ │ │ │ - @ instruction: 0x010eca98 │ │ │ │ │ - ldrdle lr, [sl], -r0 │ │ │ │ │ + @ instruction: 0x010ec2b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror sp │ │ │ │ │ smlabteq lr, r8, r2, ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq fp, [ip, -r0] │ │ │ │ │ tsteq r4, r0, asr r9 │ │ │ │ │ @ instruction: 0x010ebb98 │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ @@ -2377808,15 +2377580,15 @@ │ │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq lr, r0, asr #12 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r7, ip, r0, asr #14 │ │ │ │ │ + ldrdeq r7, [ip], r0 @ │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ @@ -2378087,19 +2377859,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @ instruction: 0x010eca90 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r7, [r1], #240 @ 0xf0 │ │ │ │ │ - smlabbeq lr, r0, pc, ip @ │ │ │ │ │ + sbceq r7, r1, r8, lsr #31 │ │ │ │ │ + smlatbeq lr, r0, sl, ip │ │ │ │ │ andle r0, r0, r6, asr #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #112, 20 @ 0x70000 │ │ │ │ │ @ instruction: 0x010ecab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r0, r6, fp │ │ │ │ │ @ instruction: 0x01143998 │ │ │ │ │ ldrdeq ip, [lr, -r0] │ │ │ │ │ sbceq r7, r0, r8, lsl #5 │ │ │ │ │ smlabteq lr, r8, sl, ip │ │ │ │ │ @@ -2378389,29 +2378161,29 @@ │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ rscseq r9, fp, r0, lsr #30 │ │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, pc, ip @ │ │ │ │ │ + smlabbeq lr, r0, pc, ip @ │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ │ addeq r2, r1, r0, lsr #2 │ │ │ │ │ adcseq r7, r7, r8, asr #20 │ │ │ │ │ tsteq lr, r8, asr #27 │ │ │ │ │ tsteq lr, r0, ror pc │ │ │ │ │ tsteq lr, r8, asr #27 │ │ │ │ │ tsteq lr, r8, ror pc │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #88, 20 @ 0x58000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, pc, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ecf90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, pc, ip @ │ │ │ │ │ smlatbeq lr, r0, pc, ip @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r1, r8, ror #24 │ │ │ │ │ @@ -2378419,29 +2378191,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ecfb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ecfb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, pc, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq ip, [lr, -r8] │ │ │ │ │ + tsteq lr, r0, asr #32 │ │ │ │ │ ldrdeq fp, [lr, -r8] │ │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ smlabteq lr, r8, pc, ip @ │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ - tsteq lr, r0, ror r0 │ │ │ │ │ - eoreq pc, r1, #136, 20 @ 0x88000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #32 │ │ │ │ │ + strdeq ip, [lr, -r8] │ │ │ │ │ + eoreq pc, r1, #160, 20 @ 0xa0000 │ │ │ │ │ + tsteq lr, r8, ror r0 │ │ │ │ │ + strdle sp, [r6], -fp │ │ │ │ │ adcseq r0, r0, r0, lsl #23 │ │ │ │ │ mrseq lr, (UNDEF: 14) │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ @@ -2378461,21 +2378233,21 @@ │ │ │ │ │ qaddeq sp, r8, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r9, r0, r0, fp │ │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r0, sp │ │ │ │ │ - tsteq lr, r8, ror r0 │ │ │ │ │ - strdle sp, [r6], -fp │ │ │ │ │ - smlabbeq lr, r0, r4, sp │ │ │ │ │ - andle r0, r0, sl, lsr r0 │ │ │ │ │ + tsteq lr, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r0, sp │ │ │ │ │ + smlabbeq lr, r0, r0, sp │ │ │ │ │ + andle r0, r0, sl, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq sp, r0, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2378495,15 +2378267,15 @@ │ │ │ │ │ tsteq r0, r0, lsl sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e3f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r4, sp │ │ │ │ │ + smlabbeq lr, r0, r4, sp │ │ │ │ │ smlatteq lr, r0, r0, sp │ │ │ │ │ tsteq pc, r8, lsl r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e3f98 │ │ │ │ │ smlabteq lr, r8, r0, sp │ │ │ │ │ tsteq r1, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2378722,16 +2378494,16 @@ │ │ │ │ │ adcseq r4, lr, r8, asr #28 │ │ │ │ │ tsteq lr, r8, ror r4 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, fp, r0, ror #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #160, 20 @ 0xa0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, r4, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ed490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ed498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r4, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2378741,47 +2378513,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r4, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sp, [lr, -r8] │ │ │ │ │ - tsteq lr, r0, lsl #10 │ │ │ │ │ - eoreq pc, r1, #208, 20 @ 0xd0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r4, sp │ │ │ │ │ + ldrdeq sp, [lr, -r8] │ │ │ │ │ + eoreq pc, r1, #232, 20 @ 0xe8000 │ │ │ │ │ + tsteq lr, r8, lsl #10 │ │ │ │ │ + andle r6, r3, sp, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r4, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl r5 │ │ │ │ │ - tsteq lr, r8, lsl #10 │ │ │ │ │ - andle r6, r3, sp, asr #28 │ │ │ │ │ - tsteq lr, r8, asr #10 │ │ │ │ │ - mulle r0, r7, r1 │ │ │ │ │ + tsteq lr, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ │ + tsteq lr, r0, lsl r5 │ │ │ │ │ + mulle r0, r7, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #0, 22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ │ + tsteq lr, r8, asr #10 │ │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r8, sp, r0, asr r5 │ │ │ │ │ + adceq r8, sp, r8, lsr #9 │ │ │ │ │ @ instruction: 0x01143ab8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #232, 20 @ 0xe8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2378791,23 +2378563,23 @@ │ │ │ │ │ smlabbeq lr, r0, r5, sp │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ed590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq sp, [lr, -r8] │ │ │ │ │ @ instruction: 0x010ed5b0 │ │ │ │ │ - tsteq lr, r0, lsl r6 │ │ │ │ │ - eoreq pc, r1, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq pc, r1, #48, 22 @ 0xc000 │ │ │ │ │ smlatbeq lr, r8, r5, sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq r2, [r2], r0 │ │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sp, [lr, -r8] │ │ │ │ │ + tsteq lr, r8, lsl r6 │ │ │ │ │ + andle r6, r3, r5, lsl #31 │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111bab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2378817,33 +2378589,33 @@ │ │ │ │ │ smlabteq lr, r0, r5, sp │ │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111bab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #12 │ │ │ │ │ + tsteq lr, r0, lsl r6 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, lsr #26 │ │ │ │ │ + adceq ip, pc, r8, asr sp @ │ │ │ │ │ @ instruction: 0x01143ad0 │ │ │ │ │ - tsteq lr, r8, lsl r6 │ │ │ │ │ - andle r6, r3, r5, lsl #31 │ │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ │ - strdle r0, [r0], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #12 │ │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ │ + strdle r0, [r0], -r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2378851,43 +2378623,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r6, sp │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r2, [r0], r8 │ │ │ │ │ tsteq r4, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r8, r6, sp │ │ │ │ │ smlatbeq lr, r0, r6, sp │ │ │ │ │ - smlabteq lr, r0, r6, sp │ │ │ │ │ - eoreq pc, r1, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq pc, r1, #120, 22 @ 0x1e000 │ │ │ │ │ @ instruction: 0x010ed698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, asr r7 │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, r6, sp │ │ │ │ │ + smlabteq lr, r8, r6, sp │ │ │ │ │ + andle sl, ip, r3, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ed6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ed6b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sp, [lr, -r0] │ │ │ │ │ - smlabteq lr, r8, r6, sp │ │ │ │ │ - andle sl, ip, r3, ror #21 │ │ │ │ │ - strdeq sp, [lr, -r0] │ │ │ │ │ - andle r0, r0, r7, lsl #1 │ │ │ │ │ + smlabteq lr, r0, r6, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [lr, -r8] │ │ │ │ │ + ldrdeq sp, [lr, -r0] │ │ │ │ │ + andle r0, r0, r7, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r6, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r6, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq sp, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2378901,43 +2378673,43 @@ │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror r7 │ │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ - smlatbeq lr, r8, r7, sp │ │ │ │ │ - eoreq pc, r1, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq pc, r1, #192, 22 @ 0x30000 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sl, r1, r0, lsl #6 │ │ │ │ │ + adcseq sl, r1, r8, asr #6 │ │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror r7 │ │ │ │ │ + @ instruction: 0x010ed7b0 │ │ │ │ │ + andle r0, r7, r5, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r7, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r7, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ed7b8 │ │ │ │ │ + smlatbeq lr, r8, r7, sp │ │ │ │ │ @ instruction: 0x010ed798 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r5, r8, lsl #14 │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - @ instruction: 0x010ed7b0 │ │ │ │ │ - andle r0, r7, r5, ror #17 │ │ │ │ │ - tsteq lr, r8, lsl #16 │ │ │ │ │ - andle r0, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r7, sp │ │ │ │ │ + @ instruction: 0x010ed7b8 │ │ │ │ │ + andle r0, r0, r8, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #216, 22 @ 0x36000 │ │ │ │ │ @ instruction: 0x010efbb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [sp], r8 @ │ │ │ │ │ smlabbeq sp, r0, sl, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2378947,117 +2378719,117 @@ │ │ │ │ │ ldrdeq sp, [lr, -r0] │ │ │ │ │ @ instruction: 0x011253f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #16 │ │ │ │ │ + tsteq lr, r8, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x010d3db0 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010db890 │ │ │ │ │ - smlabbeq lr, r0, r8, sp │ │ │ │ │ - eoreq pc, r1, #240, 22 @ 0x3c000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #16 │ │ │ │ │ + tsteq lr, r0, ror #16 │ │ │ │ │ + eoreq pc, r1, #8, 24 @ 0x800 │ │ │ │ │ + smlabbeq lr, r8, r8, sp │ │ │ │ │ + andle sl, ip, r3, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, r8, sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ed8b0 │ │ │ │ │ smlatbeq lr, r0, r8, sp │ │ │ │ │ - smlabbeq lr, r8, r8, sp │ │ │ │ │ - andle sl, ip, r3, ror fp │ │ │ │ │ - strdeq sp, [lr, -r0] │ │ │ │ │ andle r0, r0, lr, lsl sl │ │ │ │ │ @ instruction: 0x010ed898 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r7, r0, asr #18 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ed8b0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #32, 24 @ 0x2000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r8, sp │ │ │ │ │ smlabteq lr, r0, r8, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, asr #24 │ │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq sp, [lr, -r8] │ │ │ │ │ + strdeq sp, [lr, -r0] │ │ │ │ │ smlatteq lr, r8, r8, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq r8, r1, r0, lsl r3 │ │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #8, 24 @ 0x800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq sp, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r9 │ │ │ │ │ - tsteq lr, r0, ror #18 │ │ │ │ │ - eoreq pc, r1, #56, 24 @ 0x3800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ + tsteq lr, r8, lsr r9 │ │ │ │ │ + eoreq pc, r1, #80, 24 @ 0x5000 │ │ │ │ │ + tsteq lr, r8, ror #18 │ │ │ │ │ + andle r1, r0, sp, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r9 │ │ │ │ │ + tsteq lr, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ - tsteq lr, r8, ror #18 │ │ │ │ │ - andle r1, r0, sp, ror sl │ │ │ │ │ - @ instruction: 0x010ed998 │ │ │ │ │ - mulle r0, r7, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ │ + tsteq lr, r0, ror r9 │ │ │ │ │ + mulle r0, r7, r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r9, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r9, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sp, [lr, -r0] │ │ │ │ │ + @ instruction: 0x010ed998 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #80, 24 @ 0x5000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq sp, [lr, -r0] │ │ │ │ │ smlatbeq lr, r8, r9, sp │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ @ instruction: 0x010ed9b0 │ │ │ │ │ addeq r2, r1, r0, lsr #2 │ │ │ │ │ @ instruction: 0x010ed9b8 │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ smlabteq lr, r0, r9, sp │ │ │ │ │ @@ -2379083,55 +2378855,55 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr sl │ │ │ │ │ - tsteq lr, r8, asr sl │ │ │ │ │ - eoreq pc, r1, #128, 24 @ 0x8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ + tsteq lr, r0, lsr sl │ │ │ │ │ + eoreq pc, r1, #152, 24 @ 0x9800 │ │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ │ + andle sp, r9, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror sl │ │ │ │ │ + tsteq lr, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - tsteq lr, r8, ror #20 │ │ │ │ │ - andle sp, r9, r0, ror #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ - smlabteq lr, r0, sl, sp │ │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ │ andle r0, r0, fp, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, sl, sp │ │ │ │ │ smlabbeq lr, r8, sl, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq pc, r8, r6, r5 @ │ │ │ │ │ tsteq r4, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, sl, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, sl, sp │ │ │ │ │ + smlabteq lr, r0, sl, sp │ │ │ │ │ @ instruction: 0x010edab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, lsl #6 │ │ │ │ │ + ldrsbteq sp, [r5], r8 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #152, 24 @ 0x9800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq lr, r8, sl, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, sl, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ smlatteq lr, r0, sl, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, lsr #20 │ │ │ │ │ @@ -2379143,95 +2378915,95 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #22 │ │ │ │ │ - tsteq lr, r8, asr #22 │ │ │ │ │ - eoreq pc, r1, #200, 24 @ 0xc800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ │ + tsteq lr, r0, lsr #22 │ │ │ │ │ + eoreq pc, r1, #224, 24 @ 0xe000 │ │ │ │ │ + tsteq lr, r0, asr fp │ │ │ │ │ + andle r7, r3, r4, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #22 │ │ │ │ │ + tsteq lr, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - tsteq lr, r0, asr fp │ │ │ │ │ - andle r7, r3, r4, ror #9 │ │ │ │ │ - @ instruction: 0x010edb90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror fp │ │ │ │ │ + tsteq lr, r8, ror #22 │ │ │ │ │ andle r0, r0, r0, lsl #8 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ @ instruction: 0x01143bf0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, fp, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, fp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010edb90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010edb98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, fp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, fp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010edbb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, fp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, fp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq sp, [lr, -r0] │ │ │ │ │ smlatteq lr, r8, fp, sp │ │ │ │ │ - tsteq lr, r8, lsl #24 │ │ │ │ │ - eoreq pc, r1, #16, 26 @ 0x400 │ │ │ │ │ + eoreq pc, r1, #40, 26 @ 0xa00 │ │ │ │ │ smlatteq lr, r0, fp, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, lr, r0, ror #26 │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq sp, [lr, -r0] │ │ │ │ │ + tsteq lr, r0, lsl ip │ │ │ │ │ + mulle r2, lr, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl ip │ │ │ │ │ - tsteq lr, r0, lsl ip │ │ │ │ │ - mulle r2, lr, r7 │ │ │ │ │ - tsteq lr, r0, asr ip │ │ │ │ │ - andle r0, r0, r8, asr #2 │ │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ + tsteq lr, r8, lsl ip │ │ │ │ │ + andle r0, r0, r8, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #24 │ │ │ │ │ tsteq lr, r0, lsr ip │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #40, 26 @ 0xa00 │ │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r8, asr #15 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010edcb0 │ │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ │ @@ -2379257,33 +2379029,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, ip, sp │ │ │ │ │ - tsteq lr, r0, lsl sp │ │ │ │ │ - eoreq pc, r1, #88, 26 @ 0x1600 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [lr, -r0] │ │ │ │ │ + smlatteq lr, r8, ip, sp │ │ │ │ │ + eoreq pc, r1, #112, 26 @ 0x1c00 │ │ │ │ │ + tsteq lr, r8, lsl sp │ │ │ │ │ + andle r5, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #26 │ │ │ │ │ - tsteq lr, r8, lsl sp │ │ │ │ │ - andle r5, r8, r6 │ │ │ │ │ - tsteq lr, r8, ror #26 │ │ │ │ │ - andle r0, r0, pc, asr #4 │ │ │ │ │ + tsteq lr, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ + tsteq lr, r0, lsr #26 │ │ │ │ │ + andle r0, r0, pc, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ │ tsteq lr, r0, asr #26 │ │ │ │ │ ldrsbeq ip, [r4], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ │ @@ -2379291,17 +2379063,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, sp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, sp, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2379309,17 +2379081,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, sp, sp │ │ │ │ │ smlatbeq lr, r0, sp, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010edfb8 │ │ │ │ │ @ instruction: 0x010edfb0 │ │ │ │ │ - ldrdeq sp, [lr, -r8] │ │ │ │ │ - eoreq pc, r1, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq pc, r1, #184, 26 @ 0x2e00 │ │ │ │ │ smlabteq lr, r8, sp, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r1, r8, lsr #25 │ │ │ │ │ strdeq sp, [sp, -r8] │ │ │ │ │ ldrheq sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ smlabbeq lr, r0, ip, sp │ │ │ │ │ @@ -2379438,42 +2379210,42 @@ │ │ │ │ │ sbceq ip, r2, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, ror #23 │ │ │ │ │ smlatbeq lr, r8, pc, sp @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010edfb8 │ │ │ │ │ + smlatteq lr, r0, pc, sp @ │ │ │ │ │ + andle r6, lr, r1, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, pc, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, pc, sp @ │ │ │ │ │ - smlatteq lr, r0, pc, sp @ │ │ │ │ │ - andle r6, lr, r1, ror r9 │ │ │ │ │ - tsteq lr, r8, lsl r0 │ │ │ │ │ - andle r0, r0, r4, ror #3 │ │ │ │ │ + ldrdeq sp, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [lr, -r0] │ │ │ │ │ + smlatteq lr, r8, pc, sp @ │ │ │ │ │ + andle r0, r0, r4, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, lsl r2 │ │ │ │ │ adceq r0, r6, r0, lsl #23 │ │ │ │ │ mrseq pc, (UNDEF: 14) @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, lr, r8, ror r1 │ │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2379487,51 +2379259,51 @@ │ │ │ │ │ ldrshteq sl, [r5], r8 │ │ │ │ │ @ instruction: 0x01143c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r0, lr │ │ │ │ │ - smlatbeq lr, r0, r0, lr │ │ │ │ │ - eoreq pc, r1, #232, 26 @ 0x3a00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r0, lr │ │ │ │ │ + smlabbeq lr, r0, r0, lr │ │ │ │ │ + eoreq pc, r1, #0, 28 │ │ │ │ │ + smlatbeq lr, r8, r0, lr │ │ │ │ │ + andle r6, lr, r2, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq lr, r0, [lr] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq lr, r8, [lr] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq lr, [lr, -r0] │ │ │ │ │ - smlatbeq lr, r8, r0, lr │ │ │ │ │ - andle r6, lr, r2, ror fp │ │ │ │ │ - mrseq lr, (UNDEF: 30) │ │ │ │ │ - @ instruction: 0xd00001bb │ │ │ │ │ + smlatbeq lr, r0, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq lr, [lr, -r8] │ │ │ │ │ + strheq lr, [lr, -r0] │ │ │ │ │ + @ instruction: 0xd00001bb │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ smlabteq lr, r8, r0, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, ip, r0, ror fp │ │ │ │ │ @ instruction: 0x01143cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r0, lr │ │ │ │ │ umlalseq r6, r1, r0, r2 │ │ │ │ │ @ instruction: 0x010ddb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #2 │ │ │ │ │ + mrseq lr, (UNDEF: 30) │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, ip, r0, asr fp │ │ │ │ │ tsteq r4, r8, asr #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #0, 28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01111fd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ @@ -2379549,93 +2379321,93 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror r1 │ │ │ │ │ - smlatbeq lr, r0, r1, lr │ │ │ │ │ - eoreq pc, r1, #48, 28 @ 0x300 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r1, lr │ │ │ │ │ + tsteq lr, r8, ror r1 │ │ │ │ │ + eoreq pc, r1, #72, 28 @ 0x480 │ │ │ │ │ + smlatbeq lr, r8, r1, lr │ │ │ │ │ + andle r6, lr, sl, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee190 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ee1b0 │ │ │ │ │ - smlatbeq lr, r8, r1, lr │ │ │ │ │ - andle r6, lr, sl, asr #26 │ │ │ │ │ - smlatteq lr, r8, r1, lr │ │ │ │ │ - mulle r0, r6, r1 │ │ │ │ │ + smlatbeq lr, r0, r1, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee1b8 │ │ │ │ │ + @ instruction: 0x010ee1b0 │ │ │ │ │ + mulle r0, r6, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, ror r6 │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r1, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r8, r1, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq lr, LR_fiq │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #4 │ │ │ │ │ - tsteq lr, r8, ror #4 │ │ │ │ │ - eoreq pc, r1, #120, 28 @ 0x780 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ │ + tsteq lr, r8, lsr #4 │ │ │ │ │ + eoreq pc, r1, #144, 28 @ 0x900 │ │ │ │ │ + tsteq lr, r0, ror r2 │ │ │ │ │ + strdle r6, [lr], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ │ adceq r3, lr, r8, lsl #27 │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r8, r2, lr │ │ │ │ │ smlabbeq lr, r0, r2, lr │ │ │ │ │ - tsteq lr, r0, ror r2 │ │ │ │ │ - strdle r6, [lr], -sp │ │ │ │ │ - smlatbeq lr, r0, r2, lr │ │ │ │ │ mulle r0, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r2, lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, r2, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r2, lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee2b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r2, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2379649,89 +2379421,89 @@ │ │ │ │ │ smlatteq lr, r8, r2, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ tsteq r4, r8, asr sp │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r8, r1, r0, ror #24 │ │ │ │ │ + sbceq r8, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r3 │ │ │ │ │ - tsteq lr, r0, ror #6 │ │ │ │ │ - eoreq pc, r1, #192, 28 @ 0xc00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ + tsteq lr, r8, lsr r3 │ │ │ │ │ + eoreq pc, r1, #216, 28 @ 0xd80 │ │ │ │ │ + tsteq lr, r8, ror #6 │ │ │ │ │ + strhle r7, [lr], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r3 │ │ │ │ │ - tsteq lr, r8, ror #6 │ │ │ │ │ - strhle r7, [lr], -r3 │ │ │ │ │ - smlatbeq lr, r8, r3, lr │ │ │ │ │ - mulle r0, r4, r1 │ │ │ │ │ + tsteq lr, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ │ + tsteq lr, r0, ror r3 │ │ │ │ │ + mulle r0, r4, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee390 │ │ │ │ │ smlabbeq lr, r8, r3, lr │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r3, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r8, r3, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee3b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r3, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r3, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r3, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq lr, [lr, -r0] │ │ │ │ │ - tsteq lr, r0, lsl r4 │ │ │ │ │ - eoreq pc, r1, #8, 30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ + strdeq lr, [lr, -r0] │ │ │ │ │ + eoreq pc, r1, #32, 30 @ 0x80 │ │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ │ + mulle r8, r2, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #8 │ │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ │ - mulle r8, r2, r2 │ │ │ │ │ - tsteq lr, r8, ror #8 │ │ │ │ │ - andle r0, r0, r3, lsl #4 │ │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ + tsteq lr, r0, lsr #8 │ │ │ │ │ + andle r0, r0, r3, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ ldrdeq sp, [lr, -r8] │ │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2379739,17 +2379511,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq lr, r8, lsr r4 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee490 │ │ │ │ │ smlabbeq lr, r8, r4, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ adceq r6, pc, r8, lsr #17 │ │ │ │ │ @@ -2379767,63 +2379539,63 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq lr, r8, r3, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r4, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r4, lr │ │ │ │ │ - tsteq lr, r0, lsr r5 │ │ │ │ │ - eoreq pc, r1, #80, 30 @ 0x140 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ + smlatteq lr, r0, r4, lr │ │ │ │ │ + eoreq pc, r1, #104, 30 @ 0x1a0 │ │ │ │ │ + tsteq lr, r8, lsr r5 │ │ │ │ │ + andle r9, r0, r1, ror #11 │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ @ instruction: 0x011e1ad0 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ @ instruction: 0x011e1af8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #10 │ │ │ │ │ + tsteq lr, r0, lsr r5 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r9, [r1], r8 │ │ │ │ │ smlatteq lr, r8, r4, lr │ │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ │ - andle r9, r0, r1, ror #11 │ │ │ │ │ - @ instruction: 0x010ee590 │ │ │ │ │ - andle r0, r0, sl, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ + tsteq lr, r0, asr #10 │ │ │ │ │ + andle r0, r0, sl, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r0, r0, asr #18 │ │ │ │ │ + ldrshteq pc, [r0], r0 @ │ │ │ │ │ @ instruction: 0x01143db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ee598 │ │ │ │ │ + @ instruction: 0x010ee590 │ │ │ │ │ smlabbeq lr, r8, r5, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq lr, r0, r5, lr │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r8, fp, r0, asr #31 │ │ │ │ │ smlatbeq lr, r8, r3, r2 │ │ │ │ │ adceq r3, lr, r0, ror #2 │ │ │ │ │ @ instruction: 0x01143dd0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #104, 30 @ 0x1a0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ee598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee5b0 │ │ │ │ │ smlatbeq lr, r8, r5, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl #5 │ │ │ │ │ tsteq r4, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2379831,49 +2379603,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r5, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r5, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r0, r5, lr │ │ │ │ │ - tsteq lr, r0, lsr #12 │ │ │ │ │ - eoreq pc, r1, #152, 30 @ 0x260 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r5, lr │ │ │ │ │ + smlatteq lr, r0, r5, lr │ │ │ │ │ + eoreq pc, r1, #176, 30 @ 0x2c0 │ │ │ │ │ + tsteq lr, r8, lsr #12 │ │ │ │ │ + andle r9, r0, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e3f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ smlabbeq pc, r8, sl, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e3f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #12 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ - tsteq lr, r8, lsr #12 │ │ │ │ │ - andle r9, r0, r0, lsl r7 │ │ │ │ │ - tsteq lr, r0, lsr r7 │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ ldrdeq r8, [r0, #-200] @ 0xffffff38 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r1, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ tsteq lr, r8, lsl #2 │ │ │ │ │ tsteq r1, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ smlabbeq lr, r0, r6, lr │ │ │ │ │ @@ -2379907,71 +2379679,71 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r7 │ │ │ │ │ + tsteq lr, r0, lsr r7 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ sbcseq fp, r4, r8, lsl #30 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r1, #176, 30 @ 0x2c0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r7, lr │ │ │ │ │ + smlabbeq lr, r8, r7, lr │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r6, fp, r0, asr #24 │ │ │ │ │ smlatteq lr, r8, r3, r2 │ │ │ │ │ - @ instruction: 0x010ee7b0 │ │ │ │ │ - eoreq pc, r1, #224, 30 @ 0x380 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, r7, lr │ │ │ │ │ + smlabbeq lr, r0, r7, lr │ │ │ │ │ + eoreq r0, r2, #8 │ │ │ │ │ + @ instruction: 0x010ee7b8 │ │ │ │ │ + andle r7, lr, r4, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ee798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r7, lr │ │ │ │ │ + @ instruction: 0x010ee7b0 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ @ instruction: 0x010f4b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010e3f98 │ │ │ │ │ - @ instruction: 0x010ee7b8 │ │ │ │ │ - andle r7, lr, r4, ror #4 │ │ │ │ │ - smlatteq lr, r0, r7, lr │ │ │ │ │ - andle r0, r0, r4, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r7, lr │ │ │ │ │ + smlabteq lr, r0, r7, lr │ │ │ │ │ + andle r0, r0, r4, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq lr, r0, r7, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #8 │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2379981,30 +2379753,30 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr r8 │ │ │ │ │ - tsteq lr, r0, ror #16 │ │ │ │ │ - eoreq r0, r2, #56 @ 0x38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ + tsteq lr, r8, lsr r8 │ │ │ │ │ + eoreq r0, r2, #80 @ 0x50 │ │ │ │ │ + tsteq lr, r8, ror #16 │ │ │ │ │ + andle pc, r1, r9, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr #20 │ │ │ │ │ tsteq lr, r8, lsl sl │ │ │ │ │ - tsteq lr, r8, ror #16 │ │ │ │ │ - andle pc, r1, r9, lsr #18 │ │ │ │ │ - tsteq lr, r8, ror #20 │ │ │ │ │ andle r0, r0, r4, ror r7 │ │ │ │ │ smlabbeq lr, r0, r8, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r0, ror fp @ │ │ │ │ │ tsteq r4, r8, lsl #16 │ │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ │ @@ -2380104,36 +2379876,36 @@ │ │ │ │ │ tsteq lr, r0, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, ror r3 │ │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror sl │ │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ │ @ instruction: 0x010ee8b8 │ │ │ │ │ ldrsheq sp, [r1, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #80 @ 0x50 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, sl, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, sl, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2380151,81 +2379923,81 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, sl, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq lr, [lr, -r8] │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ - tsteq lr, r0, lsl fp │ │ │ │ │ - eoreq r0, r2, #128 @ 0x80 │ │ │ │ │ + eoreq r0, r2, #152 @ 0x98 │ │ │ │ │ smlatteq lr, r8, sl, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r9, r8, ror #9 │ │ │ │ │ @ instruction: 0x01143e90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq lr, [lr, -r8] │ │ │ │ │ + tsteq lr, r8, lsl fp │ │ │ │ │ + strdle r2, [lr], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror fp │ │ │ │ │ tsteq lr, r8, ror #22 │ │ │ │ │ - tsteq lr, r8, lsl fp │ │ │ │ │ - strdle r2, [lr], -sp │ │ │ │ │ - @ instruction: 0x010eeb98 │ │ │ │ │ andle r0, r0, r9, asr #5 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r3, r8, lsr #21 │ │ │ │ │ + ldrsbteq lr, [r3], r0 │ │ │ │ │ tsteq lr, r0, asr #22 │ │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r5, [r3, -r0] │ │ │ │ │ tsteq lr, r0, asr fp │ │ │ │ │ ldrdeq sp, [sp, -r8] │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ adceq r2, lr, r8, lsl #13 │ │ │ │ │ smlabbeq sp, r8, ip, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq sp, r8, ip, sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eeb90 │ │ │ │ │ smlabbeq lr, r8, fp, lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, sp, r0, ror #21 │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010eeb98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, fp, lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, fp, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eebb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eebb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, fp, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, fp, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq lr, [lr, -r8] │ │ │ │ │ - tsteq lr, r0, lsr ip │ │ │ │ │ - eoreq r0, r2, #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, fp, lr │ │ │ │ │ + ldrdeq lr, [lr, -r8] │ │ │ │ │ + eoreq r0, r2, #224 @ 0xe0 │ │ │ │ │ + tsteq lr, r8, lsr ip │ │ │ │ │ + andle sp, r8, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2380237,60 +2380009,60 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, ror #23 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #24 │ │ │ │ │ - tsteq lr, r8, lsr ip │ │ │ │ │ - andle sp, r8, r0, ror lr │ │ │ │ │ - tsteq lr, r0, ror #24 │ │ │ │ │ - andle r0, r0, sp, asr r6 │ │ │ │ │ + tsteq lr, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ │ + tsteq lr, r0, asr #24 │ │ │ │ │ + andle r0, r0, sp, asr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, ip, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, ip, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eec90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010eecb8 │ │ │ │ │ + smlabteq lr, r0, ip, lr │ │ │ │ │ smlatbeq lr, r0, ip, lr │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ smlatbeq lr, r8, ip, lr │ │ │ │ │ @ instruction: 0x011e1e90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1eb8 │ │ │ │ │ - smlatbeq lr, r8, sp, lr │ │ │ │ │ - eoreq r0, r2, #16, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, ip, lr │ │ │ │ │ + @ instruction: 0x010eecb8 │ │ │ │ │ + eoreq r0, r2, #40, 2 │ │ │ │ │ + strdeq lr, [lr, -r0] │ │ │ │ │ + mulle pc, r7, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, ip, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eed90 │ │ │ │ │ @ instruction: 0x010ee698 │ │ │ │ │ @ instruction: 0x011251b8 │ │ │ │ │ smlatteq lr, r0, ip, lr │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r3, ip, r8 │ │ │ │ │ + adceq r3, ip, r0, asr #32 │ │ │ │ │ tsteq pc, r8, lsl r8 @ │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ smlatteq lr, r8, r7, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ @@ -2380327,21 +2380099,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq lr, [lr, -r8] │ │ │ │ │ + smlatbeq lr, r8, sp, lr │ │ │ │ │ smlatbeq lr, r0, sp, lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, pc, r8, asr r1 @ │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ - strdeq lr, [lr, -r0] │ │ │ │ │ - mulle pc, r7, r8 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsl #28 │ │ │ │ │ @ instruction: 0x010eedb8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r8 │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ smlabteq lr, r8, sp, lr │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x010eedb0 │ │ │ │ │ @@ -2380349,27 +2380121,27 @@ │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ smlabteq lr, r0, sp, lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlatteq lr, r8, sp, lr │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ - adcseq lr, r3, r8, lsr #21 │ │ │ │ │ - tsteq lr, r8, lsl lr │ │ │ │ │ + ldrsbteq lr, [r3], r0 │ │ │ │ │ + strdeq lr, [lr, -r8] │ │ │ │ │ andle r0, r0, r7, ror r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ tsteq lr, r8, lsr lr │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq lr, r0, asr #28 │ │ │ │ │ @@ -2380391,19 +2380163,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eee90 │ │ │ │ │ smlabbeq lr, r8, lr, lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, lr, lr │ │ │ │ │ - @ instruction: 0x010ef390 │ │ │ │ │ - eoreq r0, r2, #88, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, lr, lr │ │ │ │ │ + smlatbeq lr, r0, lr, lr │ │ │ │ │ + eoreq r0, r2, #112, 2 │ │ │ │ │ + tsteq lr, r0, ror r4 @ │ │ │ │ │ + mulle fp, r2, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eeeb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #6 @ │ │ │ │ │ smlabteq lr, r0, lr, lr │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2380482,15 +2380254,15 @@ │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ strdeq lr, [lr, -r0] │ │ │ │ │ smlatteq lr, r0, pc, lr @ │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - sbceq r0, r9, r0, lsl #23 │ │ │ │ │ + sbceq r8, r8, r0, lsl #23 │ │ │ │ │ mrseq r0, CPSR │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r8, pc, lr @ │ │ │ │ │ tsteq lr, r0, lsr #32 @ │ │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ @@ -2380699,27 +2380471,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror r4 @ │ │ │ │ │ + @ instruction: 0x010ef390 │ │ │ │ │ tsteq lr, r0, ror r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror r3 @ │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ smlabbeq lr, r0, r3, pc @ │ │ │ │ │ smlatbeq sp, r0, r3, sp │ │ │ │ │ smlabbeq lr, r8, r3, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - tsteq lr, r0, ror r4 @ │ │ │ │ │ - mulle fp, r2, r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, r4, pc @ │ │ │ │ │ smlatbeq lr, r0, r3, pc @ │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ smlabteq lr, r8, lr, lr │ │ │ │ │ @ instruction: 0x010ef3b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq lr, [r0], r8 │ │ │ │ │ @@ -2380766,18 +2380538,18 @@ │ │ │ │ │ tsteq lr, r8, lsr r4 @ │ │ │ │ │ tsteq lr, r0, ror #8 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq lr, r8, ror #8 @ │ │ │ │ │ sbceq fp, r0, r8, asr r0 │ │ │ │ │ tsteq lr, r0, asr r4 @ │ │ │ │ │ strdeq pc, [lr, -r0] │ │ │ │ │ - tsteq lr, r0, lsl r5 @ │ │ │ │ │ + tsteq lr, r8, ror r4 @ │ │ │ │ │ andle r1, r0, r5, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r0, r4, pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r4, pc @ │ │ │ │ │ @ instruction: 0x010ef490 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq lr, r0, rrx │ │ │ │ │ tsteq lr, r8, asr r4 @ │ │ │ │ │ @ instruction: 0x010ef4b0 │ │ │ │ │ @@ -2380799,23 +2380571,23 @@ │ │ │ │ │ smlatteq lr, r0, r4, pc @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlabteq lr, r8, r4, pc @ │ │ │ │ │ sbceq lr, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #10 @ │ │ │ │ │ + tsteq lr, r0, lsl r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ tsteq lr, r8, lsl #10 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, asr #26 │ │ │ │ │ tsteq r4, r0, asr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #112, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #10 @ │ │ │ │ │ smlatteq lr, r8, r7, sp │ │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2380841,32 +2380613,32 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r8, r5, pc @ │ │ │ │ │ - ldrdeq pc, [lr, -r8] │ │ │ │ │ - eoreq r0, r2, #160, 2 @ 0x28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef5b0 │ │ │ │ │ + smlatbeq lr, r8, r5, pc @ │ │ │ │ │ + eoreq r0, r2, #184, 2 @ 0x2e │ │ │ │ │ + smlatteq lr, r0, r5, pc @ │ │ │ │ │ + andle fp, fp, ip, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, r5, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r5, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #12 @ │ │ │ │ │ + ldrdeq pc, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - smlatteq lr, r0, r5, pc @ │ │ │ │ │ - andle fp, fp, ip, asr #9 │ │ │ │ │ - tsteq lr, r8, ror #12 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #12 @ │ │ │ │ │ + tsteq lr, r0, asr #12 @ │ │ │ │ │ andle r0, r0, pc, ror r3 │ │ │ │ │ tsteq lr, r8, lsl #12 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq lr, r0, lsl #12 @ │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ @@ -2380882,67 +2380654,67 @@ │ │ │ │ │ @ instruction: 0x01143ef0 │ │ │ │ │ tsteq lr, r0, lsr r6 @ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #12 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #12 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #12 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #184, 2 @ 0x2e │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r0, r6, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq lr, r8, r6, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, r6, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ef6b8 │ │ │ │ │ + smlabteq lr, r0, r6, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ │ - ldrdeq pc, [lr, -r8] │ │ │ │ │ - eoreq r0, r2, #232, 2 @ 0x3a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r0, r6, pc @ │ │ │ │ │ + @ instruction: 0x010ef6b8 │ │ │ │ │ + eoreq r0, r2, #0, 4 │ │ │ │ │ + smlatteq lr, r0, r6, pc @ │ │ │ │ │ + andle lr, r8, lr, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r8, r6, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq lr, r8, r6, pc @ │ │ │ │ │ - smlatteq lr, r0, r6, pc @ │ │ │ │ │ - andle lr, r8, lr, asr #19 │ │ │ │ │ - tsteq lr, r8, lsl #14 @ │ │ │ │ │ - ldrdle r0, [r0], -lr │ │ │ │ │ + ldrdeq pc, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [lr, -r0] │ │ │ │ │ + smlatteq lr, r8, r6, pc @ │ │ │ │ │ + ldrdle r0, [r0], -lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #14 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #0, 4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r7 @ │ │ │ │ │ smlatteq lr, r0, r5, sp │ │ │ │ │ @ instruction: 0x011257b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111bab8 │ │ │ │ │ @@ -2380957,49 +2380729,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ef798 │ │ │ │ │ + smlatbeq lr, r0, r7, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ │ - @ instruction: 0x010ef7b8 │ │ │ │ │ - eoreq r0, r2, #48, 4 │ │ │ │ │ + @ instruction: 0x010ef798 │ │ │ │ │ + eoreq r0, r2, #72, 4 @ 0x80000004 │ │ │ │ │ smlabbeq lr, r8, r7, pc @ │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq ip, sp, r0, ror #31 │ │ │ │ │ smlabbeq lr, r8, r4, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, r7, pc @ │ │ │ │ │ + smlabteq lr, r0, r7, pc @ │ │ │ │ │ + andle lr, r8, sp, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, r7, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef7b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ef7b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq pc, [lr, -r8] │ │ │ │ │ ldrdeq pc, [lr, -r0] │ │ │ │ │ - smlabteq lr, r0, r7, pc @ │ │ │ │ │ - andle lr, r8, sp, lsr #27 │ │ │ │ │ - strdeq pc, [lr, -r0] │ │ │ │ │ andle r0, r0, r3, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [lr, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r7, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r8, r7, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq pc, [lr, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq lr, r0, lsl r8 @ │ │ │ │ │ tsteq lr, r0, lsl #16 @ │ │ │ │ │ tsteq lr, r8, lsl r8 @ │ │ │ │ │ @@ -2381033,56 +2380805,56 @@ │ │ │ │ │ adcseq r3, sl, r0, ror fp │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ef898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq lr, r8, r8, pc @ │ │ │ │ │ + ldrdeq pc, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ @ instruction: 0x010ef8b0 │ │ │ │ │ smlatbeq lr, r0, r8, pc @ │ │ │ │ │ @ instruction: 0x010ef8b8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - smlatteq lr, r8, r8, pc @ │ │ │ │ │ - eoreq r0, r2, #120, 4 @ 0x80000007 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq pc, [lr, -r0] │ │ │ │ │ + smlabteq lr, r8, r8, pc @ │ │ │ │ │ + eoreq r0, r2, #144, 4 │ │ │ │ │ + strdeq pc, [lr, -r8] │ │ │ │ │ + andle r7, r3, ip, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq lr, r0, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #18 @ │ │ │ │ │ - strdeq pc, [lr, -r8] │ │ │ │ │ - andle r7, r3, ip, lsr #25 │ │ │ │ │ + smlatteq lr, r8, r8, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #18 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - tsteq lr, r8, lsl #24 @ │ │ │ │ │ + tsteq lr, r0, lsl #18 @ │ │ │ │ │ andle r0, r0, ip, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsl #18 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [lr, -r8] │ │ │ │ │ tsteq lr, r8, lsl r9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq fp, r8, pc, pc @ │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ tsteq lr, r0, lsl r6 @ │ │ │ │ │ sbceq r4, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq lr, r8, lsr r9 @ │ │ │ │ │ tsteq lr, r8, lsr #18 @ │ │ │ │ │ tsteq lr, r8, asr #18 @ │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ - ldrshteq r0, [r2], r0 │ │ │ │ │ + adcseq r0, r2, r0, ror #11 │ │ │ │ │ smlatbeq sp, r0, sp, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq lr, r8, lsr r7 @ │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111bab8 │ │ │ │ │ @@ -2381188,15 +2380960,15 @@ │ │ │ │ │ ldrdeq ip, [r0, #-80] @ 0xffffffb0 │ │ │ │ │ strdeq pc, [lr, -r8] │ │ │ │ │ hvceq 3168 @ 0xc60 │ │ │ │ │ tsteq lr, r0, lsr fp @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq lr, r8, lsl #22 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r6, r1, r8, lsr #10 │ │ │ │ │ + adcseq r6, r1, r8, asr #9 │ │ │ │ │ smlatteq lr, r0, sl, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq lr, r0, lsr #22 @ │ │ │ │ │ tsteq lr, r0, lsl fp @ │ │ │ │ │ tsteq lr, r8, lsr #22 @ │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ @@ -2381251,61 +2381023,61 @@ │ │ │ │ │ strdeq pc, [lr, -r0] │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #24 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl ip @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #24 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #24 @ │ │ │ │ │ tsteq lr, r8, asr ip @ │ │ │ │ │ - smlabbeq lr, r0, ip, pc @ │ │ │ │ │ - eoreq r0, r2, #192, 4 │ │ │ │ │ + eoreq r0, r2, #216, 4 @ 0x8000000d │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #24 @ │ │ │ │ │ + smlabbeq lr, r8, ip, pc @ │ │ │ │ │ + andle pc, r8, r6, lsr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010efc98 │ │ │ │ │ + smlabbeq lr, r0, ip, pc @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ - smlabbeq lr, r8, ip, pc @ │ │ │ │ │ - andle pc, r8, r6, lsr r4 @ │ │ │ │ │ - @ instruction: 0x010efcb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r0, ip, pc @ │ │ │ │ │ + @ instruction: 0x010efc98 │ │ │ │ │ ldrdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq lr, r0, ip, pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r8, ip, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010efcb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010efcb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, ip, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrdeq pc, [lr, -r8] │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ smlatteq lr, r0, ip, pc @ │ │ │ │ │ @@ -2381326,15 +2381098,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ smlatteq ip, r8, ip, fp │ │ │ │ │ tsteq lr, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #31 │ │ │ │ │ tsteq lr, r0, lsr sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r0, r8, lsr #9 │ │ │ │ │ + adcseq sl, r0, r8, asr #8 │ │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr sp @ │ │ │ │ │ tsteq lr, r0, asr sp @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @@ -2381343,30 +2381115,30 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq lr, r8, sp, pc @ │ │ │ │ │ + @ instruction: 0x010efd90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - smlatbeq lr, r8, sp, pc @ │ │ │ │ │ - eoreq r0, r2, #8, 6 @ 0x20000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010efd90 │ │ │ │ │ + smlabbeq lr, r8, sp, pc @ │ │ │ │ │ + eoreq r0, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + @ instruction: 0x010efdb0 │ │ │ │ │ + andle r0, r9, r7, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010efd98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, sp, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq lr, r8, sp, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #28 @ │ │ │ │ │ tsteq lr, r0, lsr #28 @ │ │ │ │ │ - @ instruction: 0x010efdb0 │ │ │ │ │ - andle r0, r9, r7, asr #3 │ │ │ │ │ - tsteq lr, r8, asr lr @ │ │ │ │ │ andle r0, r0, r0, asr #7 │ │ │ │ │ smlabteq lr, r0, sp, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110aab0 │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ tsteq lr, r0, lsr #18 @ │ │ │ │ │ sbcseq lr, r4, r0, lsl r7 │ │ │ │ │ @@ -2381386,30 +2381158,30 @@ │ │ │ │ │ adcseq r2, r3, r8, lsl #4 │ │ │ │ │ tsteq lr, r0, lsl lr @ │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #28 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #28 @ │ │ │ │ │ + tsteq lr, r8, asr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq lr, r0, lr, pc @ │ │ │ │ │ smlabbeq lr, r0, lr, pc @ │ │ │ │ │ @@ -2381419,37 +2381191,37 @@ │ │ │ │ │ @ instruction: 0x010efe90 │ │ │ │ │ sbceq r7, r3, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq lr, r8, lr, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r0, r8, ror #28 │ │ │ │ │ + smulleq r0, r0, r0, lr @ │ │ │ │ │ @ instruction: 0x010efeb0 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x010ef398 │ │ │ │ │ tsteq lr, r8, ror lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [lr, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [lr, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq pc, [lr, -r8] │ │ │ │ │ + tsteq lr, r0, lsl pc @ │ │ │ │ │ smlatteq lr, r8, lr, pc @ │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r8, lr, pc @ │ │ │ │ │ - tsteq lr, r0, asr #30 @ │ │ │ │ │ - eoreq r0, r2, #80, 6 @ 0x40000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl pc @ │ │ │ │ │ + strdeq pc, [lr, -r8] │ │ │ │ │ + eoreq r0, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + tsteq lr, r8, asr #30 @ │ │ │ │ │ + andle fp, lr, r9, ror #5 │ │ │ │ │ tsteq lr, r8, lsl #30 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr pc @ │ │ │ │ │ tsteq lr, r0, lsr #30 @ │ │ │ │ │ @@ -2381457,34 +2381229,34 @@ │ │ │ │ │ smlatbeq lr, r8, lr, pc @ │ │ │ │ │ sbceq r6, r1, r0, lsr r5 │ │ │ │ │ adcseq r3, r5, r0, lsr #27 │ │ │ │ │ tsteq r7, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr pc @ │ │ │ │ │ - tsteq lr, r8, asr #30 @ │ │ │ │ │ - andle fp, lr, r9, ror #5 │ │ │ │ │ - smlabbeq lr, r0, pc, pc @ │ │ │ │ │ - andle r0, r0, pc, asr r2 │ │ │ │ │ + tsteq lr, r0, asr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr pc @ │ │ │ │ │ + tsteq lr, r0, asr pc @ │ │ │ │ │ + andle r0, r0, pc, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror pc @ │ │ │ │ │ tsteq lr, r0, ror pc @ │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r3, sp, r8, lsr r4 │ │ │ │ │ smlabteq lr, r8, r4, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq lr, r0, pc, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eff90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01135198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010eff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq lr, r0, pc, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010effb0 │ │ │ │ │ @@ -2381503,31 +2381275,31 @@ │ │ │ │ │ smlatteq lr, r0, pc, pc @ │ │ │ │ │ subeq r9, r9, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umaaleq r8, r9, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [lr, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + qaddeq r0, r0, pc @ │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ - smlabteq pc, r8, r2, r0 @ │ │ │ │ │ - eoreq r0, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r0, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ adcseq r0, fp, r0, lsl #23 │ │ │ │ │ mrseq r1, CPSR │ │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111bad0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111b1b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - qaddeq r0, r0, pc @ │ │ │ │ │ + ldrdeq r0, [pc, -r0] │ │ │ │ │ + andle fp, sl, r7, lsl #31 │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ tsteq r1, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111b1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2381679,22 +2381451,22 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f02b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #6 │ │ │ │ │ + smlabteq pc, r8, r2, r0 @ │ │ │ │ │ smlabteq pc, r0, r2, r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r0, [r1], r0 │ │ │ │ │ + adcseq r0, r1, r0, ror #28 │ │ │ │ │ @ instruction: 0x01143f98 │ │ │ │ │ - ldrdeq r0, [pc, -r0] │ │ │ │ │ - andle fp, sl, r7, lsl #31 │ │ │ │ │ - @ instruction: 0x010f03b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r0, r3, r0 @ │ │ │ │ │ + tsteq pc, r0, asr #6 │ │ │ │ │ andle r0, r0, r4, lsr #5 │ │ │ │ │ smlatteq pc, r0, r2, r0 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ smlatteq pc, r8, r2, r0 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ strdeq r0, [pc, -r0] │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ @@ -2381714,16 +2381486,16 @@ │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, r3, r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r3 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r2, r8, lsr r6 │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2381741,17 +2381513,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r3, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f03b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f03b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r3, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ subeq r8, r9, r0, ror #30 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ @@ -2381795,53 +2381567,53 @@ │ │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ │ @ instruction: 0x01143fb0 │ │ │ │ │ tsteq pc, r8, ror r4 @ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq lr, r9, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f04b8 │ │ │ │ │ @ instruction: 0x010f04b0 │ │ │ │ │ - smlatteq pc, r0, r4, r0 │ │ │ │ │ - eoreq r0, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r0, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ smlatbeq pc, r8, r4, r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq pc, r0, r4, r0 @ │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r7, fp, r8, ror #21 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ adcseq r0, r7, r8, lsl r8 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f04b8 │ │ │ │ │ + smlatteq pc, r8, r4, r0 │ │ │ │ │ + andle lr, r2, r4, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, r4, r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r0, r8, asr #6 │ │ │ │ │ tsteq r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r0, [pc, -r0] │ │ │ │ │ - smlatteq pc, r8, r4, r0 │ │ │ │ │ - andle lr, r2, r4, asr lr │ │ │ │ │ - tsteq pc, r8, lsl r5 @ │ │ │ │ │ - andle r0, r0, fp, lsl #3 │ │ │ │ │ + smlatteq pc, r0, r4, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ + strdeq r0, [pc, -r0] │ │ │ │ │ + andle r0, r0, fp, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r5 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ │ @@ -2381851,19 +2381623,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r5 @ │ │ │ │ │ - smlabteq pc, r8, r5, r0 @ │ │ │ │ │ - eoreq r0, r2, #40, 8 @ 0x28000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f05b0 │ │ │ │ │ + tsteq pc, r0, ror r5 @ │ │ │ │ │ + eoreq r0, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + ldrdeq r0, [pc, -r0] │ │ │ │ │ + andle sp, r6, pc, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ smlabbeq pc, r8, r5, r0 @ │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ smlatbeq pc, r8, r5, r0 @ │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ @ instruction: 0x010f0598 │ │ │ │ │ @@ -2381875,77 +2381647,77 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f05b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r5, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [pc, -r8] │ │ │ │ │ - ldrdeq r0, [pc, -r0] │ │ │ │ │ - andle sp, r6, pc, asr #27 │ │ │ │ │ - tsteq pc, r0, lsl r6 @ │ │ │ │ │ - ldrdle r0, [r0], -r6 │ │ │ │ │ + smlabteq pc, r8, r5, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r5, r0 │ │ │ │ │ + ldrdeq r0, [pc, -r8] │ │ │ │ │ + ldrdle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #88, 8 @ 0x58000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r6, r8, asr #15 │ │ │ │ │ + umlalseq r1, r6, r8, r7 │ │ │ │ │ tsteq r4, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl r6 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #64, 8 @ 0x40000000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f0690 │ │ │ │ │ + @ instruction: 0x010f0698 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq pc, r8, ror r6 @ │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ smlabbeq pc, r0, r6, r0 @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - smlatteq pc, r0, r8, r0 │ │ │ │ │ - eoreq r0, r2, #112, 8 @ 0x70000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f0698 │ │ │ │ │ + @ instruction: 0x010f0690 │ │ │ │ │ + eoreq r0, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + smlatteq pc, r8, r8, r0 │ │ │ │ │ + andle r9, r1, r9, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ @ instruction: 0x010f06b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r5, r0, ror #2 │ │ │ │ │ + adcseq r0, r5, r0, lsr r1 │ │ │ │ │ cmpeq r0, r8, asr r5 │ │ │ │ │ adcseq r6, r7, r8, ror #29 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ tsteq pc, r0, asr r4 @ │ │ │ │ │ - strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ + smulleq r6, r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r6, r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlatteq pc, r8, r6, r0 │ │ │ │ │ @@ -2382003,15 +2381775,15 @@ │ │ │ │ │ @ instruction: 0x010f07b0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ smlabteq pc, r0, r8, r0 @ │ │ │ │ │ @ instruction: 0x010f07b8 │ │ │ │ │ smlabteq pc, r0, r7, r0 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ - strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ + smulleq r6, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ smlatteq pc, r0, r7, r0 │ │ │ │ │ sbcseq r9, r4, r0, asr sp │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ @@ -2382073,37 +2381845,37 @@ │ │ │ │ │ smlabteq pc, r8, r8, r0 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r0, [pc, -r0] │ │ │ │ │ - smlatteq pc, r8, r8, r0 │ │ │ │ │ - andle r9, r1, r9, ror #27 │ │ │ │ │ - tsteq pc, r0, lsr r9 @ │ │ │ │ │ - andle r0, r0, r5, ror r2 │ │ │ │ │ + smlatteq pc, r0, r8, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ + strdeq r0, [pc, -r0] │ │ │ │ │ + andle r0, r0, r5, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr r9 @ │ │ │ │ │ + tsteq pc, r0, lsr r9 @ │ │ │ │ │ tsteq pc, r8, lsr #18 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r9, r0 @ │ │ │ │ │ tsteq pc, r8, asr r9 @ │ │ │ │ │ @@ -2382121,41 +2381893,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r8, r9, r0 @ │ │ │ │ │ smlabteq pc, r0, r9, r0 @ │ │ │ │ │ - strdeq r0, [pc, -r0] │ │ │ │ │ - eoreq r0, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r0, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ @ instruction: 0x010f09b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01164db0 │ │ │ │ │ smlaltbeq r4, r0, r8, r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r9, r0 @ │ │ │ │ │ + strdeq r0, [pc, -r8] │ │ │ │ │ + @ instruction: 0xd00997b7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r9, r0 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq fp, r5, r0, lsl #11 │ │ │ │ │ smlatbeq pc, r8, r9, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r9, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #20 │ │ │ │ │ - strdeq r0, [pc, -r8] │ │ │ │ │ - @ instruction: 0xd00997b7 │ │ │ │ │ - tsteq pc, r0, ror sl @ │ │ │ │ │ - andle r0, r0, r1, ror #1 │ │ │ │ │ + strdeq r0, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #20 │ │ │ │ │ + tsteq pc, r0, lsl #20 │ │ │ │ │ + andle r0, r0, r1, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsr #20 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ adceq ip, pc, r8, lsl #9 │ │ │ │ │ @@ -2382166,120 +2381938,120 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #18 │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r4, r8, ror #7 │ │ │ │ │ + ldrsbteq lr, [r4], r8 │ │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, sl, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, sl, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, sl, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, sl, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, sl, r0 @ │ │ │ │ │ + smlabteq pc, r8, sl, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ - tsteq pc, r0, lsl #22 │ │ │ │ │ - eoreq r0, r2, #0, 10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, sl, r0 @ │ │ │ │ │ + smlabteq pc, r0, sl, r0 @ │ │ │ │ │ + eoreq r0, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + tsteq pc, r8, lsl #22 │ │ │ │ │ + andle r3, r4, r5, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, sl, r0 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, sl, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl fp @ │ │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq lr, [r0], r8 │ │ │ │ │ tsteq r4, r0, ror #1 │ │ │ │ │ - tsteq pc, r8, lsl #22 │ │ │ │ │ - andle r3, r4, r5, ror #16 │ │ │ │ │ - tsteq pc, r0, asr #22 │ │ │ │ │ - strdle r0, [r0], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ + tsteq pc, r0, lsl fp @ │ │ │ │ │ + strdle r0, [r0], -r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #22 │ │ │ │ │ + tsteq pc, r0, asr #22 │ │ │ │ │ tsteq pc, r8, lsr fp @ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r8, r6, r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ adceq r2, lr, r8, lsr #10 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, fp, r0 @ │ │ │ │ │ smlabbeq pc, r0, fp, r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq r8, lr, r0, r4 │ │ │ │ │ + adceq r8, lr, r0, asr #9 │ │ │ │ │ ldrsheq r6, [r4, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f0b98 │ │ │ │ │ - smlabteq pc, r0, fp, r0 @ │ │ │ │ │ - eoreq r0, r2, #72, 10 @ 0x12000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, fp, r0 @ │ │ │ │ │ + @ instruction: 0x010f0b98 │ │ │ │ │ + eoreq r0, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + smlabteq pc, r8, fp, r0 @ │ │ │ │ │ + andle r3, r4, r7, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0bb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r0, [pc, -r0] │ │ │ │ │ - smlabteq pc, r8, fp, r0 @ │ │ │ │ │ - andle r3, r4, r7, ror #22 │ │ │ │ │ - strdeq r0, [pc, -r0] │ │ │ │ │ - andle r0, r0, r5, rrx │ │ │ │ │ + smlabteq pc, r0, fp, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ + ldrdeq r0, [pc, -r0] │ │ │ │ │ + andle r0, r0, r5, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r0, [pc, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ ldrsbteq sl, [r6], r8 │ │ │ │ │ @ instruction: 0x0117cdf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2382287,43 +2382059,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #24 │ │ │ │ │ - tsteq pc, r0, ror ip @ │ │ │ │ │ - eoreq r0, r2, #144, 10 @ 0x24000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ │ + tsteq pc, r0, asr #24 │ │ │ │ │ + eoreq r0, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + tsteq pc, r8, ror ip @ │ │ │ │ │ + andle pc, r9, r9, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, ip, r0, lsr ip │ │ │ │ │ tsteq r4, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, ip, r0 @ │ │ │ │ │ - tsteq pc, r8, ror ip @ │ │ │ │ │ - andle pc, r9, r9, lsl #5 │ │ │ │ │ - smlatbeq pc, r0, ip, r0 @ │ │ │ │ │ - andle r0, r0, r3, ror #9 │ │ │ │ │ + tsteq pc, r0, ror ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, ip, r0 @ │ │ │ │ │ + smlabbeq pc, r0, ip, r0 @ │ │ │ │ │ + andle r0, r0, r3, ror #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r0, ip, r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, ip, r0 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ │ @@ -2382331,131 +2382103,131 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [sp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, ip, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr #26 │ │ │ │ │ tsteq pc, r8, lsl sp @ │ │ │ │ │ - tsteq pc, r0, ror #26 │ │ │ │ │ - eoreq r0, r2, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r0, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r8, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r0, r6, r8 │ │ │ │ │ ldrshteq r9, [r0], r0 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr #26 │ │ │ │ │ + tsteq pc, r8, ror #26 │ │ │ │ │ + andle pc, r9, sp, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ │ tsteq pc, r8, asr #26 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ tsteq pc, r0, lsr sp @ │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, sp, r0 @ │ │ │ │ │ + tsteq pc, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #28 │ │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ │ - andle pc, r9, sp, ror r7 @ │ │ │ │ │ - smlatbeq pc, r8, sp, r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f0d90 │ │ │ │ │ + smlabbeq pc, r0, sp, r0 @ │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ tsteq pc, r8, ror sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r1, r8, asr r8 │ │ │ │ │ tsteq r4, r8, lsr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f0d90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #8, 12 @ 0x800000 │ │ │ │ │ ldrshteq r0, [r5], r0 │ │ │ │ │ smlatteq sp, r0, lr, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, sp, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r8, sp, r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0db0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, sp, r0 @ │ │ │ │ │ adcseq r1, fp, r8, ror #30 │ │ │ │ │ smlaltteq r4, r0, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, sp, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, sp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr lr @ │ │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ │ - tsteq pc, r8, ror #28 │ │ │ │ │ - eoreq r0, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r0, r2, #56, 12 @ 0x3800000 │ │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl #28 │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ tsteq pc, r0, lsl lr @ │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr lr @ │ │ │ │ │ + tsteq pc, r0, ror lr @ │ │ │ │ │ + andle lr, r9, r5, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ tsteq pc, r0, asr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror lr @ │ │ │ │ │ + tsteq pc, r8, ror #28 │ │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ - tsteq pc, r0, ror lr @ │ │ │ │ │ - andle lr, r9, r5, lsr lr │ │ │ │ │ - @ instruction: 0x010f0eb0 │ │ │ │ │ - andle r0, r0, r4, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, lr, r0 @ │ │ │ │ │ + tsteq pc, r8, ror lr @ │ │ │ │ │ + andle r0, r0, r4, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #80, 12 @ 0x5000000 │ │ │ │ │ adcseq r3, r5, r0, lsl #19 │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f0e98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, lr, r0 @ │ │ │ │ │ adcseq r3, r5, r8, asr r2 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f0eb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #56, 12 @ 0x3800000 │ │ │ │ │ smlabteq pc, r0, lr, r0 @ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq lr, r8, lsl pc @ │ │ │ │ │ sbceq r8, r1, r0, lsl #26 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ smlatteq lr, r0, sp, lr │ │ │ │ │ @@ -2382549,32 +2382321,32 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, rrx │ │ │ │ │ tsteq pc, r0, rrx │ │ │ │ │ - smlabbeq pc, r8, r0, r1 @ │ │ │ │ │ - eoreq r0, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r0, r2, #128, 12 @ 0x8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, rrx │ │ │ │ │ + swpeq r1, r0, [pc] @ │ │ │ │ │ + andle lr, r9, r7, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r0, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117ce90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r8, r0, r1 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + mrseq r1, (UNDEF: 31) │ │ │ │ │ strdeq r1, [pc, -r8] │ │ │ │ │ - swpeq r1, r0, [pc] @ │ │ │ │ │ - andle lr, r9, r7, asr #13 │ │ │ │ │ - tsteq pc, r0, lsr #2 │ │ │ │ │ andle r0, r0, r9, asr #14 │ │ │ │ │ smlatbeq pc, r8, r0, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ strheq r1, [pc, -r0] │ │ │ │ │ rscseq r9, sl, r0, ror fp │ │ │ │ │ @@ -2382592,26 +2382364,26 @@ │ │ │ │ │ smlatbeq sp, r8, pc, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ strheq r9, [r3], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ swpeq r1, r8, [pc] @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - mrseq r1, (UNDEF: 31) │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r1 @ │ │ │ │ │ addeq sp, r3, r8, asr #5 │ │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2382619,59 +2382391,59 @@ │ │ │ │ │ addseq r6, r9, r0, lsl r4 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f1198 │ │ │ │ │ @ instruction: 0x010f1190 │ │ │ │ │ - @ instruction: 0x010f11b0 │ │ │ │ │ - eoreq r0, r2, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r0, r2, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r3, r0, ror #4 │ │ │ │ │ mrseq sl, SPSR_irq │ │ │ │ │ smlabbeq pc, r8, r1, r1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ addeq pc, r2, r8, ror r1 @ │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ adcseq r4, fp, r0, asr r3 │ │ │ │ │ tsteq r4, r0, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f1198 │ │ │ │ │ + @ instruction: 0x010f11b8 │ │ │ │ │ + andle lr, sl, r7, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r1, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r1, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r1, r1 @ │ │ │ │ │ - @ instruction: 0x010f11b8 │ │ │ │ │ - andle lr, sl, r7, ror #8 │ │ │ │ │ - tsteq pc, r0, lsl r2 @ │ │ │ │ │ - andle r0, r0, r9, asr #6 │ │ │ │ │ + @ instruction: 0x010f11b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r1, r1 @ │ │ │ │ │ + smlabteq pc, r0, r1, r1 @ │ │ │ │ │ + andle r0, r0, r9, asr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ smlatteq pc, r8, r1, r1 │ │ │ │ │ sbceq r0, r2, r0, asr #3 │ │ │ │ │ smlatteq pc, r0, r1, r1 │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, ip, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl r2 @ │ │ │ │ │ + tsteq pc, r0, lsl r2 @ │ │ │ │ │ tsteq pc, r8, lsl #4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq r4, [ip], r8 @ │ │ │ │ │ ldrdeq r1, [pc, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r2, r1 @ │ │ │ │ │ tsteq pc, r8, asr r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsr r2 @ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2382727,22 +2382499,22 @@ │ │ │ │ │ mrseq r1, SP_hyp │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ tsteq pc, r0, lsl r3 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ │ - strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r2, r2, r8, lsl #15 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq r7, r5, r8, lsl #28 │ │ │ │ │ + ldrsbteq r7, [r5], r8 │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ tsteq pc, r0, asr r3 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq pc, r8, asr #6 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq lr, r8, r1, r2 │ │ │ │ │ @@ -2382813,47 +2382585,47 @@ │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ │ tsteq pc, r0, ror #8 │ │ │ │ │ tsteq pc, r8, ror #8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r2, r2, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, asr #23 │ │ │ │ │ smlabbeq pc, r0, r4, r1 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f1490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f1498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f14b8 │ │ │ │ │ + smlabteq pc, r0, r4, r1 @ │ │ │ │ │ smlatbeq pc, r8, r4, r1 @ │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ smlabteq pc, r8, r0, r1 @ │ │ │ │ │ smulleq sp, r0, r0, r9 │ │ │ │ │ - ldrdeq r1, [pc, -r8] │ │ │ │ │ - eoreq r0, r2, #248, 12 @ 0xf800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r4, r1 @ │ │ │ │ │ + @ instruction: 0x010f14b8 │ │ │ │ │ + eoreq r0, r2, #16, 14 @ 0x400000 │ │ │ │ │ + smlatteq pc, r0, r4, r1 │ │ │ │ │ + andle sp, sl, fp, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r4, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r8, r4, r1 │ │ │ │ │ - smlatteq pc, r0, r4, r1 │ │ │ │ │ - andle sp, sl, fp, lsr #28 │ │ │ │ │ - tsteq pc, r0, ror r5 @ │ │ │ │ │ - andle r0, r0, sl, lsr r3 │ │ │ │ │ + ldrdeq r1, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ + smlatteq pc, r8, r4, r1 │ │ │ │ │ + andle r0, r0, sl, lsr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsl #10 │ │ │ │ │ sbceq r0, r2, r0, asr #3 │ │ │ │ │ smlatbeq pc, r0, r4, r1 @ │ │ │ │ │ @@ -2382873,67 +2382645,67 @@ │ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror r5 @ │ │ │ │ │ + tsteq pc, r0, ror r5 @ │ │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ │ ldrdeq r8, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ andle r0, r0, r8, ror r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #16, 14 @ 0x400000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r5, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r5, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f1590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f1598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r5, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f15b0 │ │ │ │ │ - strdeq r1, [pc, -r8] │ │ │ │ │ - eoreq r0, r2, #64, 14 @ 0x1000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r5, r1 @ │ │ │ │ │ + @ instruction: 0x010f15b0 │ │ │ │ │ + eoreq r0, r2, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq pc, r0, lsl #12 │ │ │ │ │ + andle lr, sl, r5, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r5, r1 │ │ │ │ │ ldrdeq r1, [pc, -r0] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ │ - sbceq r6, r1, r0, asr #13 │ │ │ │ │ + smulleq r6, r1, r8, r6 │ │ │ │ │ smlatteq pc, r0, r5, r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, sl, r0, lsr r6 │ │ │ │ │ tsteq r4, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #12 │ │ │ │ │ - tsteq pc, r0, lsl #12 │ │ │ │ │ - andle lr, sl, r5, asr #15 │ │ │ │ │ - tsteq pc, r8, lsr #12 │ │ │ │ │ - andle r0, r0, r9, ror #5 │ │ │ │ │ + strdeq r1, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r6 @ │ │ │ │ │ + tsteq pc, r8, lsl #12 │ │ │ │ │ + andle r0, r0, r9, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ │ @@ -2382943,41 +2382715,41 @@ │ │ │ │ │ adcseq r5, r5, r8, asr #19 │ │ │ │ │ tsteq r4, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, r6, r1 @ │ │ │ │ │ - @ instruction: 0x010f16b8 │ │ │ │ │ - eoreq r0, r2, #136, 14 @ 0x2200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r6, r1 @ │ │ │ │ │ + smlabbeq pc, r0, r6, r1 @ │ │ │ │ │ + eoreq r0, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + smlabteq pc, r0, r6, r1 @ │ │ │ │ │ + andle fp, sl, lr, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f1690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f16b0 │ │ │ │ │ - adceq sp, sp, r8, ror r9 │ │ │ │ │ + adceq sp, sp, r8, lsl #19 │ │ │ │ │ @ instruction: 0x0117ceb8 │ │ │ │ │ smlatbeq pc, r8, r6, r1 @ │ │ │ │ │ @ instruction: 0x0117ceb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f16b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r0, r6, r1 │ │ │ │ │ ldrdeq r1, [pc, -r8] │ │ │ │ │ - smlabteq pc, r0, r6, r1 @ │ │ │ │ │ - andle fp, sl, lr, lsr #7 │ │ │ │ │ - tsteq pc, r0, asr #14 │ │ │ │ │ andle r0, r0, r2, ror r4 │ │ │ │ │ adcseq r9, r0, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r0, r6, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ │ tsteq pc, r8, lsl r5 @ │ │ │ │ │ @@ -2382985,25 +2382757,25 @@ │ │ │ │ │ tsteq pc, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #14 │ │ │ │ │ + tsteq pc, r0, asr #14 │ │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ │ sbceq ip, r2, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq sl, [r7], r8 │ │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r0, lsl #24 │ │ │ │ │ @ instruction: 0x01146290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2383011,79 +2382783,79 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r7, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r0, r7, r1 @ │ │ │ │ │ smlatbeq pc, r8, r7, r1 @ │ │ │ │ │ - ldrdeq r1, [pc, -r8] │ │ │ │ │ - eoreq r0, r2, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r0, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ @ instruction: 0x010f1798 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r7, r1 @ │ │ │ │ │ + smlatteq pc, r0, r7, r1 │ │ │ │ │ + andle lr, sl, sl, ror r1 │ │ │ │ │ @ instruction: 0x010f17b8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r9, [r6], r8 │ │ │ │ │ tsteq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r7, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r1, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl #16 │ │ │ │ │ strdeq r1, [pc, -r8] │ │ │ │ │ - smlatteq pc, r0, r7, r1 │ │ │ │ │ - andle lr, sl, sl, ror r1 │ │ │ │ │ - tsteq pc, r8, lsl r8 @ │ │ │ │ │ ldrdle r0, [r0], -r8 │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq fp, [ip], r8 @ │ │ │ │ │ tsteq r4, r0, asr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r8 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ │ smlabbeq pc, r0, r8, r1 @ │ │ │ │ │ - tsteq pc, r0, asr #22 │ │ │ │ │ - eoreq r0, r2, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r0, r2, #48, 16 @ 0x300000 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011462d8 │ │ │ │ │ strdeq r1, [pc, -r8] │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011462d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #22 │ │ │ │ │ + tsteq pc, r8, asr #22 │ │ │ │ │ + andle pc, sl, pc, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r0], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ smlatbeq pc, r8, r8, r1 @ │ │ │ │ │ @ instruction: 0x010f1890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2383245,22 +2383017,22 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ ldrdeq ip, [sp], r0 @ │ │ │ │ │ @ instruction: 0x011462f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, r3, r3 @ │ │ │ │ │ + tsteq pc, r0, asr #22 │ │ │ │ │ tsteq pc, r8, lsr fp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ tsteq r4, r8, lsl #6 │ │ │ │ │ - tsteq pc, r8, asr #22 │ │ │ │ │ - andle pc, sl, pc, lsl #10 │ │ │ │ │ - tsteq pc, r0, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r8, r3, r3 @ │ │ │ │ │ + smlatbeq pc, r0, r3, r3 @ │ │ │ │ │ andle r0, r0, r9, ror #16 │ │ │ │ │ tsteq pc, r8, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r1, sp, r8, asr r8 │ │ │ │ │ smlatbeq pc, r0, r6, r1 @ │ │ │ │ │ @@ -2383437,15 +2383209,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ │ tsteq pc, r0, asr #28 │ │ │ │ │ tsteq pc, r8, lsl #28 │ │ │ │ │ tsteq pc, r8, lsr lr @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ - sbceq r0, r2, r8, lsr #21 │ │ │ │ │ + sbceq r0, r2, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qaddeq r2, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2383550,15 +2383322,15 @@ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r3, ip, r0, asr ip │ │ │ │ │ smlabteq pc, r8, r9, sp @ │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ addeq r3, r0, r8, lsl lr │ │ │ │ │ - adcseq r7, r5, r8, asr #26 │ │ │ │ │ + adcseq r7, r5, r8, lsl sp │ │ │ │ │ smlatbeq pc, r8, ip, r1 @ │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ addeq r4, r2, r8, lsl #5 │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ mrseq r3, CPSR │ │ │ │ │ andeq sp, r0, r1 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ @@ -2384576,15 +2384348,15 @@ │ │ │ │ │ rsceq r5, r5, r8, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ - sbceq r8, ip, r0, lsl #23 │ │ │ │ │ + sbceq r0, sp, r0, lsl #23 │ │ │ │ │ mrseq r4, CPSR │ │ │ │ │ smlatteq pc, r8, pc, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [pc, -r0] │ │ │ │ │ @ instruction: 0x010f1790 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [pc, -r8] │ │ │ │ │ @@ -2384808,16 +2384580,16 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x010f3390 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x010f3398 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r3, r3 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r3, r3 │ │ │ │ │ ldrdeq r3, [pc, -r8] │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ smlabteq pc, r0, r3, r3 @ │ │ │ │ │ addeq r3, r0, r8, lsl lr │ │ │ │ │ adcseq r7, r6, r0, ror #31 │ │ │ │ │ @@ -2384831,17 +2384603,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [pc, -r8] │ │ │ │ │ strdeq r3, [pc, -r0] │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq lr, r0, lsl r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3790 │ │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ @@ -2385079,21 +2384851,21 @@ │ │ │ │ │ smlabteq pc, r8, r7, r3 @ │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ │ + tsteq pc, r0, asr #16 │ │ │ │ │ smlatteq pc, r8, r7, r3 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0113ad90 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq pc, r0, ror r8 @ │ │ │ │ │ - eoreq r0, r2, #96, 16 @ 0x600000 │ │ │ │ │ + tsteq pc, r8, lsr r8 @ │ │ │ │ │ + eoreq r0, r2, #120, 16 @ 0x780000 │ │ │ │ │ tsteq pc, r0, lsl r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ │ rscseq r7, r9, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2385102,42 +2384874,42 @@ │ │ │ │ │ teqeq r0, r8, ror #13 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011463b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #16 │ │ │ │ │ + tsteq pc, r8, ror r8 @ │ │ │ │ │ + andle r3, fp, r7, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r8 @ │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r3, r8, lsr ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, r8, r3 @ │ │ │ │ │ - tsteq pc, r8, ror r8 @ │ │ │ │ │ - andle r3, fp, r7, asr #16 │ │ │ │ │ - strdeq r3, [pc, -r0] │ │ │ │ │ - andle r1, r0, r6, lsr r1 │ │ │ │ │ + tsteq pc, r0, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r8, r3 @ │ │ │ │ │ + smlabbeq pc, r0, r8, r3 @ │ │ │ │ │ + andle r1, r0, r6, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r8, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r3, [pc, -r8] │ │ │ │ │ + strdeq r3, [pc, -r0] │ │ │ │ │ smlabteq pc, r0, r8, r3 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x010f38b8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0113aff8 │ │ │ │ │ @@ -2385148,88 +2384920,88 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ smlatteq pc, r8, r8, r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r8, [r1], r8 │ │ │ │ │ @ instruction: 0x010f38b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #120, 16 @ 0x780000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r3, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #18 │ │ │ │ │ + tsteq pc, r8, ror #18 │ │ │ │ │ smlatbeq pc, r8, r7, r3 @ │ │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111b1b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - smlatbeq pc, r8, r9, r3 @ │ │ │ │ │ - eoreq r0, r2, #168, 16 @ 0xa80000 │ │ │ │ │ + tsteq pc, r0, ror #18 │ │ │ │ │ + eoreq r0, r2, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq pc, r8, asr r9 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r3, r0, asr r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror #18 │ │ │ │ │ + @ instruction: 0x010f39b8 │ │ │ │ │ + andle r8, fp, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r9, r3 @ │ │ │ │ │ smlabbeq pc, r0, r9, r3 @ │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ │ + smlatbeq pc, r8, r9, r3 @ │ │ │ │ │ smlatbeq pc, r0, r9, r3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r5, r6, r0, r3 │ │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ - @ instruction: 0x010f39b8 │ │ │ │ │ - andle r8, fp, r0, asr sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r3, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - tsteq pc, r0, lsl sl @ │ │ │ │ │ + ldrdeq r3, [pc, -r0] │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ smlabteq pc, r8, r9, r3 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0113b9f0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r3, [pc, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r9, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ strdeq r3, [pc, -r8] │ │ │ │ │ smlatteq pc, r8, r9, r3 │ │ │ │ │ tsteq pc, r0, lsl #20 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl sl @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr sl @ │ │ │ │ │ smlabteq lr, r8, sp, r4 │ │ │ │ │ smlatteq pc, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2385247,51 +2385019,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f3a90 │ │ │ │ │ + @ instruction: 0x010f3a98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ │ - eoreq r0, r2, #240, 16 @ 0xf00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f3a98 │ │ │ │ │ + @ instruction: 0x010f3a90 │ │ │ │ │ + eoreq r0, r2, #8, 18 @ 0x20000 │ │ │ │ │ + ldrdeq r3, [pc, -r8] │ │ │ │ │ + andle r8, fp, r9, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, sl, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3ab8 │ │ │ │ │ @ instruction: 0x010f3ab0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r7, lr, r0, rrx │ │ │ │ │ + adceq r7, lr, r0, asr #1 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r0, sl, r3 │ │ │ │ │ + ldrdeq r3, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, sl, r3 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r3, r8, lsr sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrdeq r3, [pc, -r8] │ │ │ │ │ - andle r8, fp, r9, asr r9 │ │ │ │ │ - tsteq pc, r0, asr fp @ │ │ │ │ │ - andle r0, r0, sl, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, sl, r3 │ │ │ │ │ + smlatteq pc, r0, sl, r3 │ │ │ │ │ + andle r0, r0, sl, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ strdeq r3, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr fp @ │ │ │ │ │ + tsteq pc, r0, asr fp @ │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq pc, r8, lsr #22 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r3, r8, ror #22 │ │ │ │ │ @@ -2385300,16 +2385072,16 @@ │ │ │ │ │ tsteq r2, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror #19 │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r8, [r8], r0 │ │ │ │ │ tsteq r4, r0, lsl r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #8, 18 @ 0x20000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [pc, -r8] │ │ │ │ │ tsteq pc, r8, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, ror #29 │ │ │ │ │ tsteq r4, r8, lsr #8 │ │ │ │ │ tsteq pc, r8, lsl r8 @ │ │ │ │ │ @@ -2385346,90 +2385118,90 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r0, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl ip @ │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r8, asr #1 │ │ │ │ │ + strdeq r4, [lr], r8 @ │ │ │ │ │ tsteq r4, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr ip @ │ │ │ │ │ - tsteq pc, r0, ror ip @ │ │ │ │ │ - eoreq r0, r2, #56, 18 @ 0xe0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ + tsteq pc, r8, lsr ip @ │ │ │ │ │ + eoreq r0, r2, #80, 18 @ 0x140000 │ │ │ │ │ + tsteq pc, r8, ror ip @ │ │ │ │ │ + andle r4, fp, lr, asr #19 │ │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r3, r8, asr #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, ip, r3 @ │ │ │ │ │ - tsteq pc, r8, ror ip @ │ │ │ │ │ - andle r4, fp, lr, asr #19 │ │ │ │ │ - smlabteq pc, r0, ip, r3 @ │ │ │ │ │ - andle r1, r0, r8, asr #16 │ │ │ │ │ + tsteq pc, r0, ror ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, ip, r3 @ │ │ │ │ │ + smlabbeq pc, r0, ip, r3 @ │ │ │ │ │ + andle r1, r0, r8, asr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3cb8 │ │ │ │ │ smlatbeq pc, r8, ip, r3 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r0, ip, r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #80, 18 @ 0x140000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, ip, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, ip, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror sp @ │ │ │ │ │ + smlabbeq pc, r0, sp, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ │ tsteq pc, r8, lsl sp @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, lsl #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x010f3db0 │ │ │ │ │ - eoreq r0, r2, #128, 18 @ 0x200000 │ │ │ │ │ + tsteq pc, r8, ror sp @ │ │ │ │ │ + eoreq r0, r2, #152, 18 @ 0x260000 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ │ sbcseq ip, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2385438,52 +2385210,52 @@ │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, sp, r3 @ │ │ │ │ │ + @ instruction: 0x010f3db8 │ │ │ │ │ + andle r7, fp, sl, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, sp, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x010f3d98 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ qaddeq r0, r8, ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, sp, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f3db0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r3, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, sp, r3 @ │ │ │ │ │ - @ instruction: 0x010f3db8 │ │ │ │ │ - andle r7, fp, sl, ror r4 │ │ │ │ │ - tsteq pc, r8, lsl #28 │ │ │ │ │ andle r1, r0, sl, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, sp, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl lr @ │ │ │ │ │ + tsteq pc, r8, lsl #28 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ strdeq pc, [fp, -r0] │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #152, 18 @ 0x260000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #28 │ │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r9, [r5], r0 │ │ │ │ │ strdeq r3, [pc, -r0] │ │ │ │ │ tsteq pc, r8, lsr lr @ │ │ │ │ │ @@ -2385503,58 +2385275,58 @@ │ │ │ │ │ tsteq pc, r0, ror lr @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ strheq r0, [ip, -r8] │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r8, lr, r3 @ │ │ │ │ │ - smlabteq pc, r8, lr, r3 @ │ │ │ │ │ - eoreq r0, r2, #200, 18 @ 0x320000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3e90 │ │ │ │ │ + smlabbeq pc, r8, lr, r3 @ │ │ │ │ │ + eoreq r0, r2, #224, 18 @ 0x380000 │ │ │ │ │ + ldrdeq r3, [pc, -r0] │ │ │ │ │ + andle r6, fp, r3, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3e98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, lr, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ @ instruction: 0x010f3eb0 │ │ │ │ │ smlatbeq pc, r0, lr, r3 @ │ │ │ │ │ @ instruction: 0x010f3eb8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r8, lr, r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl #30 │ │ │ │ │ tsteq pc, r0, lsl #30 │ │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ │ - andle r6, fp, r3, asr r2 │ │ │ │ │ - tsteq pc, r0, lsr #30 │ │ │ │ │ strdle r1, [r0], -r6 │ │ │ │ │ smlatteq pc, r0, lr, r3 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r0, r8, lsl r7 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strdeq r3, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ ldrshteq sp, [r1], r0 │ │ │ │ │ @ instruction: 0x011464b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #30 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #224, 18 @ 0x380000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #30 │ │ │ │ │ tsteq pc, r0, asr #30 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -2385565,50 +2385337,50 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r0, pc, r3 @ │ │ │ │ │ - smlabteq pc, r0, pc, r3 @ │ │ │ │ │ - eoreq r0, r2, #16, 20 @ 0x10000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, pc, r3 @ │ │ │ │ │ + smlabbeq pc, r0, pc, r3 @ │ │ │ │ │ + eoreq r0, r2, #40, 20 @ 0x28000 │ │ │ │ │ + smlabteq pc, r8, pc, r3 @ │ │ │ │ │ + andle r9, r9, r5, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3fb0 │ │ │ │ │ smlatbeq pc, r0, pc, r3 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01126fd8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f3fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ │ - smlabteq pc, r8, pc, r3 @ │ │ │ │ │ - andle r9, r9, r5, lsr #17 │ │ │ │ │ - tsteq pc, r0, lsr r0 @ │ │ │ │ │ - andle r0, r0, sl, lsl #5 │ │ │ │ │ + smlabteq pc, r0, pc, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [pc, -r8] │ │ │ │ │ + ldrdeq r3, [pc, -r0] │ │ │ │ │ + andle r0, r0, sl, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, pc, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ │ + tsteq pc, r0, lsr r0 @ │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ - umaaleq r0, pc, r6, fp @ │ │ │ │ │ + umaaleq r8, lr, r6, fp │ │ │ │ │ mrseq r5, CPSR │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, ror #9 │ │ │ │ │ smlatbeq r3, r1, r5, r8 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2385959,17 +2385731,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r4, r8, r8, lsl lr │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, ip, asr #28 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ + @ instruction: 0x007fb298 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r1, r8, ror sp │ │ │ │ │ strdeq r8, [r7, -r5]! │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ @@ -2386067,35 +2385839,35 @@ │ │ │ │ │ @ instruction: 0x01277bed │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r7, r4 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, ip, asr lr │ │ │ │ │ + @ instruction: 0x3dba3ad4 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r8, asr pc │ │ │ │ │ @ instruction: 0x01275205 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r3, [r1], #160 @ 0xa0 │ │ │ │ │ + sbceq r3, r1, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0127773d │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + @ instruction: 0x3dba3ae4 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r6, lr, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @@ -2386126,28 +2385898,29 @@ │ │ │ │ │ smlabteq pc, r8, ip, r0 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq r4, r8, r0, ror pc │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ - ... │ │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ cmpeq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r8, asr #8 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [pc, -r0] │ │ │ │ │ ... │ │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrshteq r6, [lr], #-136 @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2386172,48 +2385945,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r5, lr, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, ip, ror #28 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r9, r7, r8, lsl #11 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r9, r7, r8, lsl #11 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r9 @ │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + @ instruction: 0x3dba3af4 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror #18 │ │ │ │ │ addeq r2, r0, r8, asr #7 │ │ │ │ │ rscseq r7, sl, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror #18 │ │ │ │ │ + strdeq r4, [pc, -r8] │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r2, r0, r0 │ │ │ │ │ andeq r2, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [pc, -r8] │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, ip, ror lr │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq r1, r7, r8, asr #30 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ @@ -2386239,15 +2386011,15 @@ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq r4, r8, r8, lsl lr │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi sp, r4, r8, lsl #29 │ │ │ │ │ + @ instruction: 0x3dba3b04 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ smlabbeq sp, r8, r2, r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq lr, r0, lsl r0 @ │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ @@ -2386255,26 +2386027,26 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ smlatbeq sp, r0, r2, r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq lr, r0, lsl r0 @ │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #22 │ │ │ │ │ + tsteq pc, r8, asr sl @ │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + @ instruction: 0x3dba3b10 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi sp, r4, r4, lr │ │ │ │ │ + @ instruction: 0x3dba3b1c │ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r1, lsl r2 │ │ │ │ │ - andeq r0, r0, r1, lsl r2 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrdeq r4, [r5], #96 @ 0x60 @ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r0, lsl r6 │ │ │ │ │ @@ -2386621,28 +2386393,28 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sp, fp, r0, ror #15 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ ... │ │ │ │ │ - adcseq r8, r1, r0, lsl #23 │ │ │ │ │ + adcseq r0, r1, r0, lsl #23 │ │ │ │ │ mrseq r6, CPSR │ │ │ │ │ tsteq r3, r8, asr r4 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq pc, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011464d0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #40, 20 @ 0x28000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qaddeq r5, r0, pc @ │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, ip, r0, ror r5 │ │ │ │ │ tsteq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2386658,25 +2386430,25 @@ │ │ │ │ │ adcseq r3, pc, r8, lsl #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlabbeq pc, r8, r0, r5 @ │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, r0, r5 @ │ │ │ │ │ - @ instruction: 0x010f5198 │ │ │ │ │ - eoreq r0, r2, #88, 20 @ 0x58000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r0, r5 @ │ │ │ │ │ + smlatbeq pc, r0, r0, r5 @ │ │ │ │ │ + eoreq r0, r2, #112, 20 @ 0x70000 │ │ │ │ │ + smlatbeq pc, r0, r1, r5 @ │ │ │ │ │ + andle r0, pc, lr, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r1, r5 @ │ │ │ │ │ + @ instruction: 0x010f5198 │ │ │ │ │ smlabteq pc, r8, r0, r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01105a90 │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r4, r0, lsl #2 │ │ │ │ │ @@ -2386710,48 +2386482,48 @@ │ │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r4, r0, lsr #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq pc, r0, ror #2 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ strdeq r5, [pc, -r8] │ │ │ │ │ - sbceq sl, r1, r0, lsl #1 │ │ │ │ │ + sbceq sl, r1, r8, asr r0 │ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ │ andle r0, r0, sp, lsr #32 │ │ │ │ │ tsteq pc, r8, ror r1 @ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ smlabbeq pc, r0, r1, r5 @ │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ @ instruction: 0x010f5190 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ - smlatbeq pc, r0, r1, r5 @ │ │ │ │ │ - andle r0, pc, lr, asr #1 │ │ │ │ │ - smlatteq pc, r0, r1, r5 │ │ │ │ │ - andle r0, r0, fp, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r1, r5 @ │ │ │ │ │ + smlatbeq pc, r8, r1, r5 @ │ │ │ │ │ + andle r0, r0, fp, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #136, 20 @ 0x88000 │ │ │ │ │ @ instruction: 0x010f51b8 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r0, r1, r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #112, 20 @ 0x70000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq r5, (UNDEF: 47) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #4 │ │ │ │ │ @@ -2386760,69 +2386532,69 @@ │ │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ smlatbeq ip, r8, pc, r9 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr r2 @ │ │ │ │ │ tsteq pc, r0, asr r2 @ │ │ │ │ │ - @ instruction: 0x010f5290 │ │ │ │ │ - eoreq r0, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r0, r2, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr r2 @ │ │ │ │ │ + @ instruction: 0x010f52b8 │ │ │ │ │ + mulle pc, r4, sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r2, r5 @ │ │ │ │ │ tsteq pc, r0, ror r2 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r2, r8, asr r7 │ │ │ │ │ + adcseq r5, r2, r0, lsr r7 │ │ │ │ │ tsteq pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r2, r5 @ │ │ │ │ │ + @ instruction: 0x010f5290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - @ instruction: 0x010f52b8 │ │ │ │ │ - mulle pc, r4, sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r8, r2, r5 @ │ │ │ │ │ smlatbeq pc, r0, r2, r5 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x010cbb90 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x010f52b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sp, r5, r8, asr #7 │ │ │ │ │ + ldrshteq sp, [r5], r8 │ │ │ │ │ smlabbeq pc, r8, r2, r5 @ │ │ │ │ │ - mrseq r5, SP_hyp │ │ │ │ │ + smlabteq pc, r0, r2, r5 @ │ │ │ │ │ andle r0, r0, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r2, r5 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r2, r5 │ │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r2, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl r3 @ │ │ │ │ │ + mrseq r5, SP_hyp │ │ │ │ │ strdeq r5, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [r0], r8 │ │ │ │ │ tsteq r4, r0, lsr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r3 @ │ │ │ │ │ tsteq pc, r0, lsl r3 @ │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ sbceq r2, r3, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2386830,19 +2386602,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r3 @ │ │ │ │ │ - @ instruction: 0x010f53b8 │ │ │ │ │ - eoreq r0, r2, #232, 20 @ 0xe8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r3 @ │ │ │ │ │ + tsteq pc, r0, asr r3 @ │ │ │ │ │ + eoreq r0, r2, #0, 22 │ │ │ │ │ + smlabteq pc, r0, r3, r5 @ │ │ │ │ │ + ldrdle r1, [pc], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r3, r5 @ │ │ │ │ │ @ instruction: 0x010f5398 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ smlabbeq pc, r8, r3, r5 @ │ │ │ │ │ @@ -2386854,33 +2386626,33 @@ │ │ │ │ │ @ instruction: 0x010f5390 │ │ │ │ │ tsteq pc, r8, ror r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r4, r0, r0, r8 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ ldrdeq r4, [r3], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r3, r5 @ │ │ │ │ │ + @ instruction: 0x010f53b8 │ │ │ │ │ @ instruction: 0x010f53b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r2, r0, asr #9 │ │ │ │ │ tsteq r4, r8, ror r5 │ │ │ │ │ - smlabteq pc, r0, r3, r5 @ │ │ │ │ │ - ldrdle r1, [pc], -r2 │ │ │ │ │ - smlatteq pc, r8, r3, r5 │ │ │ │ │ - andle r0, r0, r2, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [pc, -r0] │ │ │ │ │ + smlabteq pc, r8, r3, r5 @ │ │ │ │ │ + andle r0, r0, r2, asr #30 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r3, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r8, r3, r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #0, 22 │ │ │ │ │ strdeq r5, [pc, -r8] │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ │ sbceq r1, r3, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ tsteq pc, r0, lsl r4 @ │ │ │ │ │ @@ -2386914,59 +2386686,59 @@ │ │ │ │ │ smlabbeq pc, r0, r4, r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r9, r0, lsr sp │ │ │ │ │ @ instruction: 0x01146590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r5, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, r4, r5 @ │ │ │ │ │ - tsteq pc, r0, lsl #10 │ │ │ │ │ - eoreq r0, r2, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r0, r2, #72, 22 @ 0x12000 │ │ │ │ │ @ instruction: 0x010f54b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010f54b0 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq r3, r8, asr ip │ │ │ │ │ strheq r1, [r3], #72 @ 0x48 │ │ │ │ │ ldrhteq lr, [r9], r8 │ │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r5, [pc, -r0] │ │ │ │ │ + tsteq pc, r8, lsl #10 │ │ │ │ │ + andle r4, sl, r2, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r4, r5 │ │ │ │ │ smlatteq pc, r0, r4, r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r3, [r6], r0 │ │ │ │ │ tsteq r4, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl r5 @ │ │ │ │ │ + tsteq pc, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ - tsteq pc, r8, lsl #10 │ │ │ │ │ - andle r4, sl, r2, ror lr │ │ │ │ │ - tsteq pc, r0, asr #10 │ │ │ │ │ - andle r0, r0, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ │ + tsteq pc, r0, lsl r5 @ │ │ │ │ │ + andle r0, r0, r0, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #96, 22 @ 0x18000 │ │ │ │ │ tsteq pc, r0, lsr #10 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq sp, r8, ror r8 │ │ │ │ │ sbceq r4, r3, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq lr, r1, r8, lsl #18 │ │ │ │ │ @ instruction: 0x01128398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2387076,48 +2386848,48 @@ │ │ │ │ │ tsteq pc, r8, lsl #14 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq r3, r0, lsr lr │ │ │ │ │ sbceq r2, r3, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #14 │ │ │ │ │ - tsteq pc, r0, asr r7 @ │ │ │ │ │ - eoreq r0, r2, #120, 22 @ 0x1e000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ + tsteq pc, r8, lsr #14 │ │ │ │ │ + eoreq r0, r2, #144, 22 @ 0x24000 │ │ │ │ │ + tsteq pc, r8, asr r7 @ │ │ │ │ │ + andle pc, lr, lr, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #14 │ │ │ │ │ - tsteq pc, r8, asr r7 @ │ │ │ │ │ - andle pc, lr, lr, ror #31 │ │ │ │ │ - @ instruction: 0x010f5798 │ │ │ │ │ - ldrdle r0, [r0], -fp │ │ │ │ │ + tsteq pc, r0, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r7, r5 @ │ │ │ │ │ + tsteq pc, r0, ror #14 │ │ │ │ │ + ldrdle r0, [r0], -fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #168, 22 @ 0x2a000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq pc, r8, ror r7 @ │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x0110e8d0 │ │ │ │ │ - sbceq r0, r3, r8, ror #23 │ │ │ │ │ + sbceq r0, r3, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r7, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f5798 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r7, r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #144, 22 @ 0x24000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f57b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f57b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r7, r5 @ │ │ │ │ │ @@ -2387126,95 +2386898,95 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r7, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ │ + tsteq pc, r8, lsl #16 │ │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq r1, r8, asr #9 │ │ │ │ │ sbceq pc, r2, r0, ror #29 │ │ │ │ │ - tsteq pc, r8, lsr #16 │ │ │ │ │ - eoreq r0, r2, #192, 22 @ 0x30000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #16 │ │ │ │ │ + tsteq pc, r0, lsl #16 │ │ │ │ │ + eoreq r0, r2, #216, 22 @ 0x36000 │ │ │ │ │ + tsteq pc, r0, lsr r8 @ │ │ │ │ │ + andle r0, pc, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ │ - tsteq pc, r0, lsr r8 @ │ │ │ │ │ - andle r0, pc, r0, ror #4 │ │ │ │ │ - tsteq pc, r0, ror r8 @ │ │ │ │ │ - strhle r0, [r0], -lr │ │ │ │ │ + tsteq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #16 │ │ │ │ │ + tsteq pc, r8, lsr r8 @ │ │ │ │ │ + strhle r0, [r0], -lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #16 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x011164d8 │ │ │ │ │ - sbceq r2, r3, r8, lsl #10 │ │ │ │ │ + sbceq r2, r3, r0, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r8, r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r8, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r8, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r5, [pc, -r8] │ │ │ │ │ smlabteq pc, r0, r8, r5 @ │ │ │ │ │ - strdeq r5, [pc, -r0] │ │ │ │ │ - eoreq r0, r2, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r0, r2, #32, 24 @ 0x2000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r5, [pc, -r8] │ │ │ │ │ + strdeq r5, [pc, -r8] │ │ │ │ │ + mulle pc, lr, r1 @ │ │ │ │ │ ldrdeq r5, [pc, -r0] │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ smlatbeq pc, r0, r1, fp @ │ │ │ │ │ sbceq r0, r3, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r8, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r8, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #18 │ │ │ │ │ - strdeq r5, [pc, -r8] │ │ │ │ │ - mulle pc, lr, r1 @ │ │ │ │ │ - tsteq pc, r0, lsr #18 │ │ │ │ │ - strhle r0, [r0], -sp │ │ │ │ │ + strdeq r5, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ │ + tsteq pc, r0, lsl #18 │ │ │ │ │ + strhle r0, [r0], -sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #32, 24 @ 0x2000 │ │ │ │ │ tsteq pc, r0, asr #18 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ smlatbeq pc, r0, r6, fp @ │ │ │ │ │ @@ -2387240,83 +2387012,83 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r9, r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r9, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r9, r5 @ │ │ │ │ │ + ldrdeq r5, [pc, -r8] │ │ │ │ │ adceq r5, sp, r8, ror #18 │ │ │ │ │ teqeq r0, r8, lsl lr │ │ │ │ │ - strdeq r5, [pc, -r8] │ │ │ │ │ - eoreq r0, r2, #80, 24 @ 0x5000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r5, [pc, -r8] │ │ │ │ │ + smlabteq pc, r0, r9, r5 @ │ │ │ │ │ + eoreq r0, r2, #104, 24 @ 0x6800 │ │ │ │ │ + tsteq pc, r0, lsl sl @ │ │ │ │ │ + andle r2, lr, sl, asr r1 │ │ │ │ │ ldrdeq r5, [pc, -r0] │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ mrseq fp, (UNDEF: 47) │ │ │ │ │ sbceq r2, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r9, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #20 │ │ │ │ │ - tsteq pc, r0, lsl sl @ │ │ │ │ │ - andle r2, lr, sl, asr r1 │ │ │ │ │ + strdeq r5, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr sl @ │ │ │ │ │ tsteq pc, r8, lsl #20 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r8, r9, r5 │ │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ │ + tsteq pc, r8, lsr #20 │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ tsteq pc, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sl, r0, lsr sp │ │ │ │ │ tsteq r4, r8, lsr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr sl @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #128, 24 @ 0x8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ tsteq pc, r0, asr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ sbceq r2, r3, r8, ror #28 │ │ │ │ │ ldrsbteq sl, [lr], r0 │ │ │ │ │ tsteq r4, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, sl, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, sl, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f5ab8 │ │ │ │ │ + ldrdeq r5, [pc, -r0] │ │ │ │ │ smlatbeq pc, r8, sl, r5 @ │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq pc, r8, lsl #14 │ │ │ │ │ sbceq r4, r3, r0, ror #4 │ │ │ │ │ - tsteq pc, r8, lsl #22 │ │ │ │ │ - eoreq r0, r2, #152, 24 @ 0x9800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r5, [pc, -r0] │ │ │ │ │ + @ instruction: 0x010f5ab8 │ │ │ │ │ + eoreq r0, r2, #176, 24 @ 0xb000 │ │ │ │ │ + tsteq pc, r0, lsl fp @ │ │ │ │ │ + andle r0, fp, r0, asr #25 │ │ │ │ │ smlabteq pc, r8, sl, r5 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sp, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, sl, r5 │ │ │ │ │ smlatteq pc, r0, sl, r5 │ │ │ │ │ @@ -2387326,39 +2387098,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ strdeq r5, [pc, -r8] │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r8, sl, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr fp @ │ │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ │ - tsteq pc, r0, lsl fp @ │ │ │ │ │ - andle r0, fp, r0, asr #25 │ │ │ │ │ - tsteq pc, r0, ror #22 │ │ │ │ │ strdle r0, [r0], -r3 │ │ │ │ │ adcseq r6, sp, r8, ror #16 │ │ │ │ │ tsteq r7, r0, lsr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr fp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #200, 24 @ 0xc800 │ │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq pc, r8, lsr #4 @ │ │ │ │ │ sbceq r1, r3, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr fp @ │ │ │ │ │ tsteq pc, r0, asr fp @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r8, pc, r0, lsr #12 │ │ │ │ │ + adcseq r8, pc, r8, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ @@ -2387503,15 +2387275,15 @@ │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r1, [fp], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [pc, -r0] │ │ │ │ │ - umlaleq sl, sp, r0, r7 │ │ │ │ │ + strhteq sl, [sp], r0 │ │ │ │ │ teqeq r0, r8, ror #28 │ │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ │ smlatteq pc, r8, sp, r5 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ @@ -2387534,39 +2387306,39 @@ │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr lr @ │ │ │ │ │ - tsteq pc, r8, ror lr @ │ │ │ │ │ - eoreq r0, r2, #224, 24 @ 0xe000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr lr @ │ │ │ │ │ + tsteq pc, r0, asr lr @ │ │ │ │ │ + eoreq r0, r2, #248, 24 @ 0xf800 │ │ │ │ │ + smlabbeq pc, r0, lr, r5 @ │ │ │ │ │ + mulle r4, r2, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r8, lr, r5 @ │ │ │ │ │ - smlabbeq pc, r0, lr, r5 @ │ │ │ │ │ - mulle r4, r2, ip │ │ │ │ │ - strdeq r5, [pc, -r0] │ │ │ │ │ - andle r0, r0, r1, ror #4 │ │ │ │ │ + tsteq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5e90 │ │ │ │ │ + smlabbeq pc, r8, lr, r5 @ │ │ │ │ │ + andle r0, r0, r1, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5e98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, lr, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r5, [pc, -r8] │ │ │ │ │ + strdeq r5, [pc, -r0] │ │ │ │ │ @ instruction: 0x010f5eb0 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ @@ -2387577,52 +2387349,52 @@ │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ ldrhteq r7, [r1], r8 │ │ │ │ │ tsteq r4, r0, lsr #15 │ │ │ │ │ smlabteq pc, r8, lr, r5 @ │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #248, 24 @ 0xf800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r5, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr pc @ │ │ │ │ │ - tsteq pc, r0, asr pc @ │ │ │ │ │ - eoreq r0, r2, #40, 26 @ 0xa00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ + tsteq pc, r0, lsr pc @ │ │ │ │ │ + eoreq r0, r2, #64, 26 @ 0x1000 │ │ │ │ │ + tsteq pc, r8, asr pc @ │ │ │ │ │ + mulle r1, r3, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #30 │ │ │ │ │ - tsteq pc, r8, asr pc @ │ │ │ │ │ - mulle r1, r3, r9 │ │ │ │ │ - smlabbeq pc, r0, pc, r5 @ │ │ │ │ │ - andle r0, r0, r6, lsr r8 │ │ │ │ │ + tsteq pc, r0, asr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ + tsteq pc, r0, ror #30 │ │ │ │ │ + andle r0, r0, r6, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r0, pc, r5 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, pc, r5 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f5f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ smlatbeq pc, r0, pc, r5 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq pc, ip, r8, ror #11 │ │ │ │ │ @@ -2387645,15 +2387417,15 @@ │ │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ │ tsteq r3, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r8, pc, r5 @ │ │ │ │ │ - sbceq r0, fp, r0, lsl #23 │ │ │ │ │ + sbceq r8, fp, r0, lsl #23 │ │ │ │ │ mrseq r7, CPSR │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011354b8 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ @@ -2387686,19 +2387458,19 @@ │ │ │ │ │ tsteq pc, r0, ror r0 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ swpeq r6, r8, [pc] @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlabbeq pc, r0, r0, r6 @ │ │ │ │ │ adcseq r2, r4, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq r6, [pc, -r0] │ │ │ │ │ - tsteq pc, r8, lsr #2 │ │ │ │ │ - eoreq r0, r2, #112, 26 @ 0x1c00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strheq r6, [pc, -r8] │ │ │ │ │ + strheq r6, [pc, -r0] │ │ │ │ │ + eoreq r0, r2, #136, 26 @ 0x2200 │ │ │ │ │ + tsteq pc, r0, lsr r1 @ │ │ │ │ │ + andle sl, r1, lr, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r0, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror #28 │ │ │ │ │ ldrdeq r6, [pc, -r8] │ │ │ │ │ @@ -2387718,21 +2387490,21 @@ │ │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r0, r0, r6 │ │ │ │ │ ldrdeq r6, [pc, -r0] │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr r1 @ │ │ │ │ │ - tsteq pc, r0, lsr r1 @ │ │ │ │ │ - andle sl, r1, lr, lsl #4 │ │ │ │ │ - tsteq pc, r0, ror r5 @ │ │ │ │ │ - andle r0, r0, r7, rrx │ │ │ │ │ + tsteq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #2 │ │ │ │ │ + tsteq pc, r8, lsr r1 @ │ │ │ │ │ + andle r0, r0, r7, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #160, 26 @ 0x2800 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ │ tsteq pc, r0, ror #2 │ │ │ │ │ @@ -2387992,17 +2387764,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r8, r4, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror r5 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r5, r6 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #136, 26 @ 0x2200 │ │ │ │ │ smlabbeq pc, r0, r5, r6 @ │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ │ tsteq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f6590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2388028,51 +2387800,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ strdeq r6, [pc, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #12 │ │ │ │ │ - tsteq pc, r0, asr #12 │ │ │ │ │ - eoreq r0, r2, #184, 26 @ 0x2e00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r6 @ │ │ │ │ │ + tsteq pc, r8, lsl #12 │ │ │ │ │ + eoreq r0, r2, #208, 26 @ 0x3400 │ │ │ │ │ + tsteq pc, r8, asr #12 │ │ │ │ │ + @ instruction: 0xd00b0eb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ │ adcseq sl, r0, r8, asr #4 │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r6 @ │ │ │ │ │ - tsteq pc, r8, asr #12 │ │ │ │ │ - @ instruction: 0xd00b0eb4 │ │ │ │ │ - smlabbeq pc, r8, r6, r6 @ │ │ │ │ │ - andle r0, r0, r9, lsl #8 │ │ │ │ │ + tsteq pc, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ + tsteq pc, r0, asr r6 @ │ │ │ │ │ + andle r0, r0, r9, lsl #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #232, 26 @ 0x3a00 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f6698 │ │ │ │ │ + smlabbeq pc, r8, r6, r6 @ │ │ │ │ │ smlabbeq pc, r0, r6, r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r0, r0, asr #21 │ │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #208, 26 @ 0x3400 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f6698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f66b0 │ │ │ │ │ smlatbeq pc, r8, r6, r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r1, r0, lsr #22 │ │ │ │ │ @@ -2388298,57 +2388070,57 @@ │ │ │ │ │ tsteq pc, r0, lsr #20 │ │ │ │ │ umaaleq sl, r9, r0, r6 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ subeq r9, r9, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #20 │ │ │ │ │ + tsteq pc, r0, asr sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ │ - eoreq r0, r2, #0, 28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr sl @ │ │ │ │ │ + tsteq pc, r8, asr #20 │ │ │ │ │ + eoreq r0, r2, #24, 28 @ 0x180 │ │ │ │ │ + @ instruction: 0x010f6a90 │ │ │ │ │ + @ instruction: 0xd00b0eb5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f6a98 │ │ │ │ │ - @ instruction: 0x010f6a90 │ │ │ │ │ - @ instruction: 0xd00b0eb5 │ │ │ │ │ + tsteq pc, r8, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r0, sl, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ smlabbeq pc, r0, sl, r6 @ │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ smlabbeq pc, r8, sl, r6 @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - ldrdeq r6, [pc, -r8] │ │ │ │ │ + @ instruction: 0x010f6a98 │ │ │ │ │ andle r0, r0, r8, lsl #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, sl, r6 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, sl, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f6ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r0, sl, r6 │ │ │ │ │ + ldrdeq r6, [pc, -r8] │ │ │ │ │ ldrdeq r6, [pc, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r3, r8, ror #17 │ │ │ │ │ tsteq r4, r0, lsr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #24, 28 @ 0x180 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r0, sl, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, sl, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2388358,34 +2388130,34 @@ │ │ │ │ │ tsteq pc, r0, lsl fp @ │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr #22 │ │ │ │ │ tsteq pc, r8, lsr fp @ │ │ │ │ │ - ldrdeq r6, [pc, -r8] │ │ │ │ │ - eoreq r0, r2, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r0, r2, #96, 28 @ 0x600 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #22 │ │ │ │ │ + smlatteq pc, r0, fp, r6 │ │ │ │ │ + andle sl, r1, lr, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r8, fp, r6 │ │ │ │ │ + ldrdeq r6, [pc, -r8] │ │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - adcseq sp, r4, r0, lsr #20 │ │ │ │ │ + adcseq sp, r4, r0, ror sl │ │ │ │ │ tsteq pc, r0, asr #22 │ │ │ │ │ smlabbeq pc, r0, fp, r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, ip, r0, lsr r6 │ │ │ │ │ tsteq r4, r0, asr r9 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ tsteq r3, r8, asr pc │ │ │ │ │ @@ -2388403,32 +2388175,32 @@ │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ ldrdeq r6, [pc, -r0] │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r4, [fp], #192 @ 0xc0 │ │ │ │ │ - smlatteq pc, r0, fp, r6 │ │ │ │ │ - andle sl, r1, lr, ror r2 │ │ │ │ │ - tsteq pc, r8, lsl ip @ │ │ │ │ │ - andle r0, r0, r2, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [pc, -r8] │ │ │ │ │ + smlatteq pc, r8, fp, r6 │ │ │ │ │ + andle r0, r0, r2, asr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #120, 28 @ 0x780 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl ip @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2388450,64 +2388222,64 @@ │ │ │ │ │ smlabbeq pc, r0, ip, r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ adcseq lr, r1, r0, lsl sp │ │ │ │ │ @ instruction: 0x0117cfd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, ip, r6 @ │ │ │ │ │ + smlabteq pc, r8, ip, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - smlatteq pc, r8, ip, r6 │ │ │ │ │ - eoreq r0, r2, #144, 28 @ 0x900 │ │ │ │ │ + smlabteq pc, r0, ip, r6 @ │ │ │ │ │ + eoreq r0, r2, #168, 28 @ 0xa80 │ │ │ │ │ @ instruction: 0x010f6cb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, ip, r6 @ │ │ │ │ │ + tsteq pc, r0, lsl #26 │ │ │ │ │ + strdle sl, [r1], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, ip, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl sp @ │ │ │ │ │ - tsteq pc, r0, lsl #26 │ │ │ │ │ - strdle sl, [r1], -r5 │ │ │ │ │ + smlatteq pc, r8, ip, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl sp @ │ │ │ │ │ strdeq r6, [pc, -r8] │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - tsteq pc, r8, lsr sp @ │ │ │ │ │ + tsteq pc, r0, lsl sp @ │ │ │ │ │ andle r0, r0, sl, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl sp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #26 │ │ │ │ │ + tsteq pc, r8, lsr sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #168, 28 @ 0xa80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #26 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r8, lsr #27 │ │ │ │ │ + adceq r6, lr, r8, ror sp │ │ │ │ │ @ instruction: 0x01146998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, sp, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, lsl #21 │ │ │ │ │ @@ -2388530,53 +2388302,53 @@ │ │ │ │ │ ldrhteq r0, [r6], r0 │ │ │ │ │ @ instruction: 0x011469b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, sp, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r0, sp, r6 │ │ │ │ │ - tsteq pc, r0, lsl #28 │ │ │ │ │ - eoreq r0, r2, #216, 28 @ 0xd80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, sp, r6 │ │ │ │ │ + smlatteq pc, r0, sp, r6 │ │ │ │ │ + eoreq r0, r2, #240, 28 @ 0xf00 │ │ │ │ │ + tsteq pc, r8, lsl #28 │ │ │ │ │ + andle r3, r4, sp, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl lr @ │ │ │ │ │ - tsteq pc, r8, lsl #28 │ │ │ │ │ - andle r3, r4, sp, asr #23 │ │ │ │ │ - tsteq pc, r8, ror #28 │ │ │ │ │ - andle r0, r0, r4, asr #1 │ │ │ │ │ + tsteq pc, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ + tsteq pc, r0, lsl lr @ │ │ │ │ │ + andle r0, r0, r4, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r7, r8, ror #25 │ │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ tsteq pc, r0, asr #28 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror lr @ │ │ │ │ │ + tsteq pc, r8, ror #28 │ │ │ │ │ tsteq pc, r8, asr lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r8, lsl #13 │ │ │ │ │ tsteq r4, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #240, 28 @ 0xf00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, lr, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, lr, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2388602,119 +2388374,119 @@ │ │ │ │ │ smlatteq pc, r0, lr, r6 │ │ │ │ │ smlabteq pc, r8, lr, r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #30 │ │ │ │ │ - tsteq pc, r8, asr #30 │ │ │ │ │ - eoreq r0, r2, #32, 30 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ + tsteq pc, r0, lsl #30 │ │ │ │ │ + eoreq r0, r2, #56, 30 @ 0xe0 │ │ │ │ │ + tsteq pc, r0, asr pc @ │ │ │ │ │ + andle r4, r2, r7, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ │ tsteq pc, r8, lsl pc @ │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ @ instruction: 0x010f6eb0 │ │ │ │ │ sbceq r8, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr pc @ │ │ │ │ │ + tsteq pc, r8, asr #30 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011469f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ - tsteq pc, r0, asr pc @ │ │ │ │ │ - andle r4, r2, r7, ror #17 │ │ │ │ │ - @ instruction: 0x010f6f98 │ │ │ │ │ - strdle r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #30 │ │ │ │ │ + tsteq pc, r8, asr pc @ │ │ │ │ │ + strdle r0, [r0], -r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, pc, r6 @ │ │ │ │ │ smlabbeq pc, r0, pc, r6 @ │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f6f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f6f98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, pc, r6 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, pc, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f6fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f6fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, pc, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, pc, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r6, [pc, -r8] │ │ │ │ │ - tsteq pc, r8, lsl r0 @ │ │ │ │ │ - eoreq r0, r2, #104, 30 @ 0x1a0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, pc, r6 @ │ │ │ │ │ + ldrdeq r6, [pc, -r8] │ │ │ │ │ + eoreq r0, r2, #128, 30 @ 0x200 │ │ │ │ │ + tsteq pc, r0, lsr #32 │ │ │ │ │ + andle sl, r1, ip, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, pc, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ strdeq r6, [pc, -r8] │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - adcseq r0, r6, r0, lsl #23 │ │ │ │ │ + adcseq r8, r5, r0, lsl #23 │ │ │ │ │ mrseq r8, CPSR │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr #32 │ │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ │ - tsteq pc, r0, lsr #32 │ │ │ │ │ - andle sl, r1, ip, lsr #16 │ │ │ │ │ - qaddeq r7, r8, pc @ │ │ │ │ │ andle r0, r0, r7, ror #3 │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r0, ror #7 │ │ │ │ │ strdeq r6, [pc, -r0] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qaddeq r7, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + qaddeq r7, r8, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, rrx │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r0, r7 @ │ │ │ │ │ adceq sl, pc, r0, ror r8 @ │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpeq r7, r0, [pc] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f7190 │ │ │ │ │ + @ instruction: 0x010f7198 │ │ │ │ │ smlatbeq pc, r0, r0, r7 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq fp, [r5], r0 │ │ │ │ │ @ instruction: 0x011259f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, lr, r6 @ │ │ │ │ │ smlatteq pc, r8, r0, r7 │ │ │ │ │ @@ -2388747,16 +2388519,16 @@ │ │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq pc, r0, lsr r1 @ │ │ │ │ │ sbceq r4, r0, r0, lsl #21 │ │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ │ smlabteq pc, r0, r0, r7 @ │ │ │ │ │ - @ instruction: 0x010f71b0 │ │ │ │ │ - eoreq r0, r2, #176, 30 @ 0x2c0 │ │ │ │ │ + @ instruction: 0x010f7190 │ │ │ │ │ + eoreq r0, r2, #200, 30 @ 0x320 │ │ │ │ │ tsteq pc, r8, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq sp, [r0], r8 │ │ │ │ │ @@ -2388769,40 +2388541,40 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq pc, r0, ror #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlabbeq pc, r8, r1, r7 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ │ sbceq r3, r2, r8, lsr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f7198 │ │ │ │ │ + @ instruction: 0x010f71b8 │ │ │ │ │ + andle sl, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r1, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r1, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r1, r7 @ │ │ │ │ │ - @ instruction: 0x010f71b8 │ │ │ │ │ - andle sl, r1, r8, lsl sl │ │ │ │ │ - strdeq r7, [pc, -r0] │ │ │ │ │ - andle r0, r0, r3, lsl #4 │ │ │ │ │ + @ instruction: 0x010f71b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ + smlabteq pc, r0, r1, r7 @ │ │ │ │ │ + andle r0, r0, r3, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r2, #224, 30 @ 0x380 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r1, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r7, [pc, -r8] │ │ │ │ │ + strdeq r7, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r2, #200, 30 @ 0x320 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r7, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ adceq r4, lr, r0, lsr ip │ │ │ │ │ @@ -2388818,50 +2388590,50 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #4 │ │ │ │ │ - @ instruction: 0x010f7298 │ │ │ │ │ - eoreq r1, r2, #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #4 │ │ │ │ │ + tsteq pc, r0, ror #4 │ │ │ │ │ + eoreq r1, r2, #32 │ │ │ │ │ + smlatbeq pc, r0, r2, r7 @ │ │ │ │ │ + andle pc, r2, r4, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7290 │ │ │ │ │ smlabbeq pc, r0, r2, r7 @ │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r2, r7 @ │ │ │ │ │ - smlatbeq pc, r0, r2, r7 @ │ │ │ │ │ - andle pc, r2, r4, asr #3 │ │ │ │ │ - ldrdeq r7, [pc, -r8] │ │ │ │ │ - andle r0, r0, r5, asr #1 │ │ │ │ │ + @ instruction: 0x010f7298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f72b0 │ │ │ │ │ + smlatbeq pc, r8, r2, r7 @ │ │ │ │ │ + andle r0, r0, r5, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r2, r7 @ │ │ │ │ │ smlabteq pc, r0, r2, r7 @ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq lr, r8, r8, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ umlalseq pc, r4, r0, fp @ │ │ │ │ │ tsteq sl, r8, asr r0 │ │ │ │ │ mrseq r7, SP_hyp │ │ │ │ │ tsteq sl, r8, asr r0 │ │ │ │ │ adcseq sp, r8, r0, ror #23 │ │ │ │ │ tsteq sl, r0, lsl #1 │ │ │ │ │ @@ -2388873,63 +2388645,63 @@ │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - strhteq r8, [ip], r0 │ │ │ │ │ + adceq r8, ip, r0, ror #5 │ │ │ │ │ strdeq r7, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r8, r3, r7 @ │ │ │ │ │ tsteq pc, r8, ror r3 @ │ │ │ │ │ - smlatbeq pc, r8, r3, r7 @ │ │ │ │ │ - eoreq r1, r2, #80 @ 0x50 │ │ │ │ │ + eoreq r1, r2, #104 @ 0x68 │ │ │ │ │ tsteq pc, r0, ror r3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsr #6 │ │ │ │ │ tsteq r4, r0, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r8, r3, r7 @ │ │ │ │ │ + @ instruction: 0x010f73b0 │ │ │ │ │ + andle r1, r7, sp, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r3, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r8, r3, r7 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r8, r3, r7 @ │ │ │ │ │ smlabteq pc, r0, r3, r7 @ │ │ │ │ │ - @ instruction: 0x010f73b0 │ │ │ │ │ - andle r1, r7, sp, lsl ip │ │ │ │ │ - smlatteq pc, r8, r3, r7 │ │ │ │ │ andle r0, r0, pc, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r3, r7 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r3, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r8, r3, r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #104 @ 0x68 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #8 │ │ │ │ │ @@ -2388938,47 +2388710,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #8 │ │ │ │ │ - smlatbeq pc, r0, r4, r7 @ │ │ │ │ │ - eoreq r1, r2, #152 @ 0x98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r4 @ │ │ │ │ │ + tsteq pc, r0, asr #8 │ │ │ │ │ + eoreq r1, r2, #176 @ 0xb0 │ │ │ │ │ + smlatbeq pc, r8, r4, r7 @ │ │ │ │ │ + andle sl, r6, r2, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f74b0 │ │ │ │ │ + smlatbeq pc, r0, r4, r7 @ │ │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ tsteq pc, r8, ror r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r0, r4, r7 @ │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ smlabbeq pc, r8, r4, r7 @ │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ @ instruction: 0x010f7498 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r1, r0, ror #12 │ │ │ │ │ tsteq pc, r8, asr #8 │ │ │ │ │ - smlatbeq pc, r8, r4, r7 @ │ │ │ │ │ - andle sl, r6, r2, ror #14 │ │ │ │ │ - @ instruction: 0x010f7598 │ │ │ │ │ - strdle r0, [r0], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f74b8 │ │ │ │ │ + @ instruction: 0x010f74b0 │ │ │ │ │ + strdle r0, [r0], -fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r5, r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ subeq r9, r9, r0, lsl #25 │ │ │ │ │ ldrdeq r7, [pc, -r8] │ │ │ │ │ @@ -2389026,18 +2388798,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f7598 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f75b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #176 @ 0xb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, asr r3 │ │ │ │ │ @ instruction: 0x010f75b0 │ │ │ │ │ smlatbeq pc, r0, r5, r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r5, r7 @ │ │ │ │ │ @@ -2389062,25 +2388834,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r8, r1, r0, r4 │ │ │ │ │ @ instruction: 0x01146ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #12 │ │ │ │ │ + tsteq pc, r0, asr r6 @ │ │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r8, asr #13 │ │ │ │ │ tsteq pc, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ - strdeq r7, [pc, -r0] │ │ │ │ │ - eoreq r1, r2, #224 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r6 @ │ │ │ │ │ + tsteq pc, r8, asr #12 │ │ │ │ │ + eoreq r1, r2, #248 @ 0xf8 │ │ │ │ │ + tsteq pc, r0, lsl #14 │ │ │ │ │ + andle sl, r6, r6, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r6, r7 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ subeq r9, r9, r8, ror r7 │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ subeq r9, r9, r0, lsl #25 │ │ │ │ │ smlabbeq pc, r0, r6, r7 @ │ │ │ │ │ @@ -2389112,29 +2388884,29 @@ │ │ │ │ │ ldrdeq r7, [pc, -r8] │ │ │ │ │ subeq r9, r9, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r6, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #14 │ │ │ │ │ - tsteq pc, r0, lsl #14 │ │ │ │ │ - andle sl, r6, r6, ror #18 │ │ │ │ │ + strdeq r7, [pc, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ - tsteq pc, r0, ror r7 @ │ │ │ │ │ + tsteq pc, r8, lsl #14 │ │ │ │ │ andle r0, r0, r5, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl r7 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror r7 @ │ │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ @@ -2389145,16 +2388917,16 @@ │ │ │ │ │ sbceq r4, r2, r8, asr #17 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsl #10 │ │ │ │ │ smlatteq ip, r8, fp, ip │ │ │ │ │ tsteq r4, r8, ror #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #248 @ 0xf8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r7, r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2389164,47 +2388936,47 @@ │ │ │ │ │ smlatbeq pc, r8, r7, r7 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r5, r0, asr #25 │ │ │ │ │ smlabbeq pc, r0, r7, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f77b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r7, r7 @ │ │ │ │ │ - strdeq r7, [pc, -r8] │ │ │ │ │ - eoreq r1, r2, #40, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ + smlabteq pc, r8, r7, r7 @ │ │ │ │ │ + eoreq r1, r2, #64, 2 │ │ │ │ │ + tsteq pc, r8, lsl #16 │ │ │ │ │ + andle r7, r6, r4, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r7, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl r8 @ │ │ │ │ │ + strdeq r7, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ - tsteq pc, r8, lsl #16 │ │ │ │ │ - andle r7, r6, r4, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, asr #8 │ │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ │ + tsteq pc, r0, lsl r8 @ │ │ │ │ │ andle r0, r0, r8, ror #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #16 │ │ │ │ │ + tsteq pc, r8, lsr r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #64, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ @@ -2389220,35 +2388992,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7898 │ │ │ │ │ umlalseq ip, r0, r8, r1 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r8, r7 @ │ │ │ │ │ - ldrdeq r7, [pc, -r8] │ │ │ │ │ - eoreq r1, r2, #112, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f78b0 │ │ │ │ │ + smlatbeq pc, r8, r8, r7 @ │ │ │ │ │ + eoreq r1, r2, #136, 2 @ 0x22 │ │ │ │ │ + smlatteq pc, r0, r8, r7 │ │ │ │ │ + ldrdle r4, [r2], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r8, r7 @ │ │ │ │ │ smlabteq pc, r0, r8, r7 @ │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r8, r8, r7 │ │ │ │ │ - smlatteq pc, r0, r8, r7 │ │ │ │ │ - ldrdle r4, [r2], -r8 │ │ │ │ │ - @ instruction: 0x010f79b0 │ │ │ │ │ - mulle r0, r0, r1 │ │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [pc, -r0] │ │ │ │ │ + smlatteq pc, r8, r8, r7 │ │ │ │ │ + mulle r0, r0, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r9, r7 @ │ │ │ │ │ tsteq pc, r0, lsl #18 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq ip, r5, r0, ror #17 │ │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2389288,92 +2389060,92 @@ │ │ │ │ │ @ instruction: 0x010f7998 │ │ │ │ │ sbceq sl, r0, r0, asr r3 │ │ │ │ │ smlabbeq pc, r0, r9, r7 @ │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r9, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010f79b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #136, 2 @ 0x22 │ │ │ │ │ smlabteq pc, r0, r9, r7 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r8, asr #13 │ │ │ │ │ smlabbeq pc, r8, r9, r7 @ │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x010f79b8 │ │ │ │ │ strdeq r7, [pc, -r0] │ │ │ │ │ smlatteq pc, r0, r9, r7 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ smlabteq pc, r8, r9, r7 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strdeq r7, [pc, -r8] │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ - adcseq pc, r4, r0, ror #29 │ │ │ │ │ + ldrshteq pc, [r4], r0 @ │ │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ │ ldrdeq r7, [pc, -r8] │ │ │ │ │ sbceq r4, r2, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ │ + tsteq pc, r8, ror sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, ror sp │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - smlatbeq pc, r0, sl, r7 @ │ │ │ │ │ - eoreq r1, r2, #184, 2 @ 0x2e │ │ │ │ │ + tsteq pc, r8, ror #20 │ │ │ │ │ + eoreq r1, r2, #208, 2 @ 0x34 │ │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r8, ror #5 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror sl @ │ │ │ │ │ + @ instruction: 0x010f7ab0 │ │ │ │ │ + andle pc, r9, r8, lsl lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7a90 │ │ │ │ │ smlabbeq pc, r8, sl, r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, lsr #29 │ │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010f7ab8 │ │ │ │ │ - @ instruction: 0x010f7ab0 │ │ │ │ │ - andle pc, r9, r8, lsl lr @ │ │ │ │ │ + smlatbeq pc, r0, sl, r7 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r0, sl, r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, ror r1 │ │ │ │ │ - ldrdeq r7, [pc, -r8] │ │ │ │ │ + @ instruction: 0x010f7ab8 │ │ │ │ │ andle r0, r0, r4, asr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, sl, r7 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, sl, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #208, 2 @ 0x34 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ @@ -2389408,85 +2389180,85 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, fp, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, fp, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, fp, r7 @ │ │ │ │ │ + smlatbeq pc, r8, fp, r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsl #15 │ │ │ │ │ - ldrdeq r7, [pc, -r0] │ │ │ │ │ - eoreq r1, r2, #0, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, fp, r7 @ │ │ │ │ │ + smlatbeq pc, r0, fp, r7 @ │ │ │ │ │ + eoreq r1, r2, #24, 4 @ 0x80000001 │ │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ │ + andle r0, sl, sp, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r7, [pc, -r8] │ │ │ │ │ + ldrdeq r7, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, fp, r7 @ │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - ldrdeq r7, [pc, -r8] │ │ │ │ │ - andle r0, sl, sp, lsr lr │ │ │ │ │ - tsteq pc, r8, ror #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl #24 │ │ │ │ │ + strdeq r7, [pc, -r8] │ │ │ │ │ andle r0, r0, sl, lsl #4 │ │ │ │ │ strdeq r7, [pc, -r0] │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq pc, r8, fp, r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #24 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #48, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ tsteq pc, r8, lsl ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror ip @ │ │ │ │ │ + tsteq pc, r8, ror #24 │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ adcseq r2, r4, r8, lsr #21 │ │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ │ adcseq sl, sp, r8, lsr ip │ │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ umlalseq r0, r4, r0, lr │ │ │ │ │ adceq r5, sp, r8, asr #19 │ │ │ │ │ teqeq r0, r8, lsr #16 │ │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ │ teqeq r0, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r9, r1, r0, r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #24, 4 @ 0x80000001 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq sl, r4, r8, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, ip, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, ip, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, ip, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #26 │ │ │ │ │ + tsteq pc, r8, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq sl, r4, r8, r1 │ │ │ │ │ @ instruction: 0x010f7cb8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ strhteq r2, [ip], r0 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ smlabteq pc, r8, ip, r7 @ │ │ │ │ │ @@ -2389523,18 +2389295,18 @@ │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ tsteq pc, r8, asr #26 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ sbceq sl, r0, r8, ror sp │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ smlatteq pc, r8, ip, r7 │ │ │ │ │ - smlabteq pc, r0, sp, r7 @ │ │ │ │ │ - eoreq r1, r2, #72, 4 @ 0x80000004 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ │ + tsteq pc, r0, ror #26 │ │ │ │ │ + eoreq r1, r2, #96, 4 │ │ │ │ │ + tsteq pc, r0, lsl #28 │ │ │ │ │ + andle r0, sl, sp, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7db0 │ │ │ │ │ tsteq pc, r8, ror sp @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r5, r1, r8, lsr #5 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ smlabbeq pc, r8, sp, r7 @ │ │ │ │ │ @@ -2389548,59 +2389320,59 @@ │ │ │ │ │ smlatbeq pc, r8, sp, r7 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010f7d90 │ │ │ │ │ adcseq lr, r3, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f7db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #28 │ │ │ │ │ - tsteq pc, r0, lsl #28 │ │ │ │ │ - andle r0, sl, sp, lsr #16 │ │ │ │ │ + smlabteq pc, r0, sp, r7 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl lr @ │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ strdeq r7, [pc, -r8] │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ │ @ instruction: 0x010f4e90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - tsteq pc, r8, ror #28 │ │ │ │ │ + tsteq pc, r8, lsl #28 │ │ │ │ │ andle r0, r0, pc, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl lr @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror lr @ │ │ │ │ │ + tsteq pc, r8, ror #28 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr lr @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #96, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, lr, r7 @ │ │ │ │ │ smlabbeq pc, r0, lr, r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r4, [fp], r0 │ │ │ │ │ @ instruction: 0x01146b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2389924,15 +2389696,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r4, [pc, #-24] @ 10f837c <__bss_end__@@Base+0x9faccc> │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq sl, [sp], r0 │ │ │ │ │ + adcseq sl, sp, r8, lsl lr │ │ │ │ │ teqeq r6, r5, lsl #26 │ │ │ │ │ smlatbeq pc, r8, r2, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ smlatbeq pc, r0, r1, sl @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2390032,15 +2389804,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r9, r7, r8, asr #10 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r2, [r1], #0 │ │ │ │ │ + sbceq r2, r1, r8, lsr #1 │ │ │ │ │ teqeq r6, sp @ │ │ │ │ │ smlatbeq pc, r8, r2, r8 @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq lr, pc, r0, r4 @ │ │ │ │ │ teqeq r6, sp, ror r3 │ │ │ │ │ @@ -2390098,15 +2389870,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sl, r8, r8, ror r3 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, lsl ip │ │ │ │ │ + sbceq r7, r2, r8, lsr ip │ │ │ │ │ ldrdeq sp, [sl, -r5] │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r0, lsl #21 │ │ │ │ │ tsteq sl, r5, lsr #6 │ │ │ │ │ @@ -2390281,15 +2390053,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, r1, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, lsl ip │ │ │ │ │ + adcseq sl, ip, r0, ror #24 │ │ │ │ │ smlatteq sl, r1, pc, r9 @ │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8, lsr ip @ │ │ │ │ │ tsteq sl, sp, lsl fp │ │ │ │ │ @@ -2390305,15 +2390077,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r8, lsl #10 │ │ │ │ │ tsteq sl, r9, asr lr │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq ip, r2, r8, r6 │ │ │ │ │ + sbceq ip, r2, r8, asr #12 │ │ │ │ │ tsteq sl, r5, lsr #6 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2390353,15 +2390125,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq fp, [r0], #120 @ 0x78 │ │ │ │ │ @ instruction: 0x010aaa9d │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r5, r2, r8, r1 │ │ │ │ │ + sbceq r5, r2, r0, asr #3 │ │ │ │ │ tsteq sl, r5, asr #14 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq fp, [r0], #208 @ 0xd0 │ │ │ │ │ @ instruction: 0x010a5eb5 │ │ │ │ │ @@ -2390491,21 +2390263,21 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x010ed4b0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsbseq r9, r7, r8, asr #10 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, asr #8 │ │ │ │ │ + adcseq r9, sl, r8, ror #8 │ │ │ │ │ tsteq sl, r5, lsl #18 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r0, r8, lsl lr │ │ │ │ │ + sbceq r0, r0, r0, asr #28 │ │ │ │ │ smlabbeq sl, r9, pc, r5 @ │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r1, [r0], #32 │ │ │ │ │ tsteq sl, r5, ror #20 │ │ │ │ │ @@ -2390533,15 +2390305,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r3, r8, ror #18 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r0, r2, r8, fp │ │ │ │ │ + sbceq r0, r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x010aa8b5 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2390557,15 +2390329,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ rscseq lr, r8, r8, asr #10 │ │ │ │ │ andeq r3, r0, r7, ror #21 │ │ │ │ │ muleq r0, ip, r0 │ │ │ │ │ rscseq r1, r9, ip, lsr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r9, [sl], r8 │ │ │ │ │ + adcseq r9, sl, r0, lsl #26 │ │ │ │ │ smlabbeq sl, r1, r7, r9 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2390581,15 +2390353,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, ror #4 │ │ │ │ │ tsteq sl, r5, ror r6 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, asr #13 │ │ │ │ │ + sbceq r1, r0, r8, ror #13 │ │ │ │ │ smlatbeq sl, r9, r6, r9 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2390848,31 +2390620,31 @@ │ │ │ │ │ tsteq pc, r8, lsl #4 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq pc, r0, asr #28 │ │ │ │ │ smlatbeq pc, r0, lr, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #4 │ │ │ │ │ - tsteq pc, r8, asr r2 @ │ │ │ │ │ - eoreq r1, r2, #144, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r2 @ │ │ │ │ │ + tsteq pc, r8, lsr #4 │ │ │ │ │ + eoreq r1, r2, #168, 4 @ 0x8000000a │ │ │ │ │ + tsteq pc, r0, ror #4 │ │ │ │ │ + strdle pc, [r9], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r9, [pc, -r0] │ │ │ │ │ + tsteq pc, r8, asr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ - tsteq pc, r0, ror #4 │ │ │ │ │ - strdle pc, [r9], -r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r8, r2, r9 │ │ │ │ │ ldrdeq r9, [pc, -r0] │ │ │ │ │ andle r0, r0, ip, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq r9, [r2, #-72] @ 0xffffffb8 │ │ │ │ │ @@ -2390893,16 +2390665,16 @@ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ smlabteq pc, r0, r2, r9 @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ smlabteq pc, r8, r2, r9 @ │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r8, r2, r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #192, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r4, r9 @ │ │ │ │ │ strdeq r9, [pc, -r8] │ │ │ │ │ @@ -2390964,15 +2390736,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ smlatteq pc, r0, r3, r9 │ │ │ │ │ sbceq r6, r1, r0, asr sp │ │ │ │ │ smlatteq pc, r8, r3, r9 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ strdeq r9, [pc, -r0] │ │ │ │ │ - sbceq r4, r3, r8, asr r5 │ │ │ │ │ + sbceq r4, r3, r0, lsl #11 │ │ │ │ │ strdeq r9, [pc, -r8] │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ @ instruction: 0x010f9490 │ │ │ │ │ tsteq pc, r8, lsl r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2390983,15 +2390755,15 @@ │ │ │ │ │ tsteq pc, r0, lsr #8 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ tsteq pc, r8, asr #8 │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ tsteq pc, r8, lsr r4 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r7, r5, r8, lsr #30 │ │ │ │ │ + adcseq r7, r5, r8, asr pc │ │ │ │ │ tsteq pc, r0, lsl r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq pc, r0, asr r4 @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ @@ -2391016,21 +2390788,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010f94b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r9, [pc, -r8] │ │ │ │ │ + ldrdeq r9, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, r4, r9 @ │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #168, 4 @ 0x8000000a │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r9, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r4, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ strdeq r9, [pc, -r8] │ │ │ │ │ @@ -2391042,62 +2390814,62 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr r5 @ │ │ │ │ │ - tsteq pc, r0, ror #10 │ │ │ │ │ - eoreq r1, r2, #216, 4 @ 0x8000000d │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #10 │ │ │ │ │ + tsteq pc, r0, lsr r5 @ │ │ │ │ │ + eoreq r1, r2, #240, 4 │ │ │ │ │ + tsteq pc, r8, ror #10 │ │ │ │ │ + andle r1, sl, ip, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r0, r5, r9 @ │ │ │ │ │ @ instruction: 0x010f9598 │ │ │ │ │ - tsteq pc, r8, ror #10 │ │ │ │ │ - andle r1, sl, ip, asr #32 │ │ │ │ │ - ldrdeq r9, [pc, -r8] │ │ │ │ │ andle r0, r0, pc, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ smlabbeq pc, r0, r5, r9 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, pc, r8, asr r4 @ │ │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ │ smlatteq pc, r0, lr, r5 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r5, r9 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #8, 6 @ 0x20000000 │ │ │ │ │ smlabbeq pc, r8, r5, r9 @ │ │ │ │ │ @ instruction: 0x0112e5d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r5, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq r9, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r5, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #240, 4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #12 │ │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ @@ -2391110,81 +2390882,81 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #12 │ │ │ │ │ + tsteq pc, r0, ror r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ - smlabbeq pc, r8, r6, r9 @ │ │ │ │ │ - eoreq r1, r2, #32, 6 @ 0x80000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r6 @ │ │ │ │ │ + tsteq pc, r8, asr #12 │ │ │ │ │ + eoreq r1, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ + @ instruction: 0x010f9698 │ │ │ │ │ + andle r0, sl, r5, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r6, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, r6, r9 @ │ │ │ │ │ - @ instruction: 0x010f9698 │ │ │ │ │ - andle r0, sl, r5, ror r1 │ │ │ │ │ + smlabbeq pc, r8, r6, r9 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r8, r6, r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ - strdeq r9, [pc, -r8] │ │ │ │ │ + smlabteq pc, r0, r6, r9 @ │ │ │ │ │ andle r0, r0, lr, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ strdeq sl, [ip, -r8] │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ @ instruction: 0x010f96b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r6, r9 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ smlatteq pc, r8, r6, r9 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq r9, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr r0 @ │ │ │ │ │ tsteq pc, r8, lsl r0 @ │ │ │ │ │ - @ instruction: 0x010fa298 │ │ │ │ │ - eoreq r1, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r1, r2, #128, 6 │ │ │ │ │ tsteq pc, r0, asr r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ smlabteq pc, r8, r9, r5 @ │ │ │ │ │ tsteq r4, r0, lsr #24 │ │ │ │ │ mrseq r9, SP_hyp │ │ │ │ │ @@ -2391743,16 +2391515,16 @@ │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ rsceq r8, pc, r0, lsl #23 │ │ │ │ │ mrseq fp, CPSR │ │ │ │ │ @ instruction: 0x010f7f90 │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [pc, -r0] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr r0 @ │ │ │ │ │ + smlatbeq pc, r8, r2, sl @ │ │ │ │ │ + andle r0, sl, r1, lsr fp │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ @@ -2391892,44 +2391664,44 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fa2b0 │ │ │ │ │ + @ instruction: 0x010fa298 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ qaddeq sl, r0, pc @ │ │ │ │ │ ldrdeq r7, [r3], #0 │ │ │ │ │ @ instruction: 0x010fa290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ - smlatbeq pc, r8, r2, sl @ │ │ │ │ │ - andle r0, sl, r1, lsr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fa2b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ - ldrdeq sl, [pc, -r8] │ │ │ │ │ + @ instruction: 0x010fa2b0 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fa2b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r2, sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrdeq sl, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r2, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #128, 6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ mrseq sl, SP_hyp │ │ │ │ │ @ instruction: 0x010fa1b0 │ │ │ │ │ @ instruction: 0x010f84b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ @@ -2391972,15 +2391744,15 @@ │ │ │ │ │ @ instruction: 0x010fa398 │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ smlatbeq pc, r0, r3, sl @ │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ smlabteq pc, r8, r3, sl @ │ │ │ │ │ - sbceq r0, r2, r0, lsl #31 │ │ │ │ │ + sbceq r0, r2, r8, asr pc │ │ │ │ │ smlabteq pc, r0, r3, sl @ │ │ │ │ │ sbcseq sl, r4, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r3, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ ldrdeq sl, [pc, -r0] │ │ │ │ │ @@ -2392090,15 +2391862,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ ldrdeq sl, [pc, -r0] │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ smlabbeq pc, r0, r5, sl @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r0, lsl #31 │ │ │ │ │ + sbceq r0, r2, r8, asr pc │ │ │ │ │ adcseq r8, r0, r0, lsr #27 │ │ │ │ │ @ instruction: 0x011a2198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a2198 │ │ │ │ │ smlatbeq pc, r8, r5, sl @ │ │ │ │ │ @@ -2392128,45 +2391900,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ tsteq pc, r0, lsl r6 @ │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #12 │ │ │ │ │ - tsteq pc, r8, asr #12 │ │ │ │ │ - eoreq r1, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ │ + tsteq pc, r8, lsr #12 │ │ │ │ │ + eoreq r1, r2, #200, 6 @ 0x20000003 │ │ │ │ │ + tsteq pc, r0, asr r6 @ │ │ │ │ │ + andle r0, sl, ip, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror r6 @ │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ - tsteq pc, r0, asr r6 @ │ │ │ │ │ - andle r0, sl, ip, asr #9 │ │ │ │ │ - tsteq pc, r8, asr sp @ │ │ │ │ │ andle r0, r0, r8, asr r3 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq ip, [r4], #240 @ 0xf0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r6 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r6, sl @ │ │ │ │ │ smlabbeq pc, r0, r6, sl @ │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fa690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #26 │ │ │ │ │ + tsteq pc, r8, asr sp @ │ │ │ │ │ @ instruction: 0x010fa6b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq pc, r8, r6, sl @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq fp, [ip], r0 @ │ │ │ │ │ tsteq pc, r8, ror r6 @ │ │ │ │ │ tsteq pc, r8, lsr #18 │ │ │ │ │ @@ -2392196,15 +2391968,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror #3 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ - sbceq sl, r1, r0, lsl #1 │ │ │ │ │ + sbceq sl, r1, r8, asr r0 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq sp, r1, r8, r1 │ │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x010fa790 │ │ │ │ │ @@ -2392591,16 +2392363,16 @@ │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ tsteq pc, r8, asr #26 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #200, 6 @ 0x20000003 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010faf98 │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ smlabbeq pc, r0, sp, sl @ │ │ │ │ │ @@ -2392673,15 +2392445,15 @@ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010fae90 │ │ │ │ │ smlatbeq pc, r8, lr, sl @ │ │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ │ smlatbeq pc, r0, lr, sl @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r8, ip, r0, ror #5 │ │ │ │ │ + umlaleq r8, ip, r0, r2 │ │ │ │ │ tsteq pc, r0, ror lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, lr, sl @ │ │ │ │ │ @ instruction: 0x010faeb8 │ │ │ │ │ @ instruction: 0x011a22b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010fd6b0 │ │ │ │ │ @@ -2392746,45 +2392518,45 @@ │ │ │ │ │ adceq ip, sp, r0, ror r6 │ │ │ │ │ teqeq r0, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fafb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, pc, sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sl, [pc, -r0] │ │ │ │ │ - strdeq sl, [pc, -r8] │ │ │ │ │ - eoreq r1, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [pc, -r8] │ │ │ │ │ + ldrdeq sl, [pc, -r0] │ │ │ │ │ + eoreq r1, r2, #16, 8 @ 0x10000000 │ │ │ │ │ + tsteq pc, r8 │ │ │ │ │ + andle sp, r7, r4, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, pc, sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl r0 @ │ │ │ │ │ - tsteq pc, r8 │ │ │ │ │ - andle sp, r7, r4, ror #17 │ │ │ │ │ + strdeq sl, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ │ adceq r0, r1, r0, lsl #23 │ │ │ │ │ mrseq ip, CPSR │ │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ │ + tsteq pc, r0, lsl r0 @ │ │ │ │ │ andle r0, r0, r7, ror ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f22b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qaddeq fp, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r0 @ │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ @@ -2392813,52 +2392585,52 @@ │ │ │ │ │ ldrdeq r2, [pc, -r8] │ │ │ │ │ smlabbeq pc, r8, sp, sl @ │ │ │ │ │ rscseq r8, fp, r8, lsl lr │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011355f8 │ │ │ │ │ - adcseq r9, r1, r0, asr #6 │ │ │ │ │ + adcseq r9, r1, r0, asr r3 │ │ │ │ │ teqeq r0, r8, asr #22 │ │ │ │ │ smlatteq pc, r0, r0, fp │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ smlatteq pc, r8, r0, fp │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq fp, r8, sl, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r1 @ │ │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ │ - tsteq pc, r0, lsr r1 @ │ │ │ │ │ - eoreq r1, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r1, r2, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r6, r8, ror #7 │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl r1 @ │ │ │ │ │ + tsteq pc, r8, lsr r1 @ │ │ │ │ │ + @ instruction: 0xd00441b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #2 │ │ │ │ │ - tsteq pc, r8, lsr r1 @ │ │ │ │ │ - @ instruction: 0xd00441b8 │ │ │ │ │ - tsteq pc, r0, ror #2 │ │ │ │ │ - andle r0, r0, fp, ror r0 │ │ │ │ │ + tsteq pc, r0, lsr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #2 │ │ │ │ │ + tsteq pc, r0, asr #2 │ │ │ │ │ + andle r0, r0, fp, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r1, fp @ │ │ │ │ │ tsteq pc, r8, ror r1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2392874,53 +2392646,53 @@ │ │ │ │ │ smlatteq pc, r8, lr, r0 │ │ │ │ │ sbceq ip, r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r1, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq fp, [pc, -r0] │ │ │ │ │ - strdeq fp, [pc, -r0] │ │ │ │ │ - eoreq r1, r2, #136, 8 @ 0x88000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ + ldrdeq fp, [pc, -r0] │ │ │ │ │ + eoreq r1, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + strdeq fp, [pc, -r8] │ │ │ │ │ + andle r1, sl, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r1, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r1, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq fp, [pc, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr #4 │ │ │ │ │ tsteq pc, r0, lsr #4 │ │ │ │ │ - strdeq fp, [pc, -r8] │ │ │ │ │ - andle r1, sl, r0, asr #15 │ │ │ │ │ - tsteq pc, r8, asr r2 @ │ │ │ │ │ andle r0, r0, fp, ror r5 │ │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ │ sbcseq r8, r4, r0, lsr #12 │ │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ │ sbceq ip, r2, r8, lsl r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ │ adcseq r6, r6, r8, lsl #28 │ │ │ │ │ tsteq r4, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr r2 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2392928,69 +2392700,69 @@ │ │ │ │ │ smlabbeq pc, r8, r2, fp @ │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r2, fp @ │ │ │ │ │ - smlabteq pc, r8, r2, fp @ │ │ │ │ │ - eoreq r1, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb2b0 │ │ │ │ │ + smlatbeq pc, r8, r2, fp @ │ │ │ │ │ + eoreq r1, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + ldrdeq fp, [pc, -r0] │ │ │ │ │ + andle r1, sl, r4, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r2, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq fp, [pc, -r8] │ │ │ │ │ - ldrdeq fp, [pc, -r0] │ │ │ │ │ - andle r1, sl, r4, asr #26 │ │ │ │ │ - tsteq pc, r8, lsr r3 @ │ │ │ │ │ - andle r0, r0, r5, ror r6 │ │ │ │ │ + smlabteq pc, r8, r2, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r0] │ │ │ │ │ + ldrdeq fp, [pc, -r8] │ │ │ │ │ + andle r0, r0, r5, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #0, 10 │ │ │ │ │ smlatteq pc, r8, r2, fp │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ smlabbeq pc, r0, r2, fp @ │ │ │ │ │ smlatbeq pc, r0, r7, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ │ mrseq fp, SP_hyp │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #6 │ │ │ │ │ + tsteq pc, r8, lsr r3 @ │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r3, fp │ │ │ │ │ tsteq pc, r8, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, asr r3 @ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ smlatteq pc, r0, r2, fp │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ - ldrhteq r8, [r5], r0 │ │ │ │ │ + adcseq r8, r5, r0, ror #7 │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ strheq fp, [pc, -r8] │ │ │ │ │ - sbceq r0, r2, r8, asr pc │ │ │ │ │ + sbceq r0, r2, r0, lsl #31 │ │ │ │ │ smlabbeq pc, r0, r3, fp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq pc, r8, r3, fp @ │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ @ instruction: 0x010fb390 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @ instruction: 0x010fb398 │ │ │ │ │ @@ -2393030,29 +2392802,29 @@ │ │ │ │ │ adcseq r4, r6, r8, ror fp │ │ │ │ │ @ instruction: 0x01146db8 │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ rscseq r8, r9, r0, lsl #21 │ │ │ │ │ smlabteq pc, r0, r3, fp @ │ │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror r4 @ │ │ │ │ │ tsteq pc, r8, ror #8 │ │ │ │ │ - ldrdeq fp, [pc, -r0] │ │ │ │ │ - eoreq r1, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r1, r2, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq pc, r8, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01146dd0 │ │ │ │ │ tsteq pc, r0, ror r3 @ │ │ │ │ │ strdeq r7, [r3], #8 │ │ │ │ │ tsteq pc, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01146dd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r4 @ │ │ │ │ │ + strdeq fp, [pc, -r0] │ │ │ │ │ + andle r7, lr, r9, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb4b0 │ │ │ │ │ smlabbeq pc, r8, r4, fp @ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2393062,49 +2392834,49 @@ │ │ │ │ │ tsteq pc, r0, lsr #8 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ smlatbeq pc, r8, r4, fp @ │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [pc, -r8] │ │ │ │ │ + ldrdeq fp, [pc, -r0] │ │ │ │ │ umlalseq ip, r6, r8, fp │ │ │ │ │ mrseq r2, SP_hyp │ │ │ │ │ strdeq r9, [pc, -r0] │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ - strdeq fp, [pc, -r0] │ │ │ │ │ - andle r7, lr, r9, ror #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl r5 @ │ │ │ │ │ smlabteq pc, r0, r4, fp @ │ │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - tsteq pc, r8, lsr r5 @ │ │ │ │ │ + strdeq fp, [pc, -r8] │ │ │ │ │ andle r0, r0, r6, asr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl r5 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq pc, r8, lsl #10 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x010fb490 │ │ │ │ │ smlatteq pc, r8, r4, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ │ tsteq pc, r0, lsr #10 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr r5 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r5, r8, lsl #6 │ │ │ │ │ tsteq r4, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2393120,32 +2392892,32 @@ │ │ │ │ │ umlalseq sl, r8, r0, r2 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r5, fp @ │ │ │ │ │ - smlabteq pc, r8, r5, fp @ │ │ │ │ │ - eoreq r1, r2, #96, 10 @ 0x18000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb5b0 │ │ │ │ │ + smlatbeq pc, r8, r5, fp @ │ │ │ │ │ + eoreq r1, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ + smlatteq pc, r0, r5, fp │ │ │ │ │ + andle r9, r9, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb5b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r5, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r6 @ │ │ │ │ │ - smlatteq pc, r0, r5, fp │ │ │ │ │ - andle r9, r9, r8, lsr fp │ │ │ │ │ + smlabteq pc, r8, r5, fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror r6 @ │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ tsteq pc, r0, ror r5 @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ - @ instruction: 0x010fb6b0 │ │ │ │ │ + tsteq pc, r0, ror r6 @ │ │ │ │ │ andle r0, r0, r5, lsr r2 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ adcseq ip, lr, r0, lsl #2 │ │ │ │ │ teqeq r0, r0, asr #23 │ │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ │ teqeq r0, r0, asr #23 │ │ │ │ │ @@ -2393173,32 +2392945,32 @@ │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ teqeq r0, r8, ror #23 │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror r6 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r6, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb698 │ │ │ │ │ @ instruction: 0x010fb690 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlaleq r0, sp, r0, r4 │ │ │ │ │ smlatteq pc, r8, r5, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fb6b8 │ │ │ │ │ + @ instruction: 0x010fb6b0 │ │ │ │ │ smlatbeq pc, r8, r6, fp @ │ │ │ │ │ sbcseq r8, r4, r0, lsr #12 │ │ │ │ │ @ instruction: 0x010f56b8 │ │ │ │ │ sbceq r2, r2, r0, lsr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fb6b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r6, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r6, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ ldrdeq r9, [pc, -r0] │ │ │ │ │ @@ -2393212,45 +2392984,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f4fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr #14 │ │ │ │ │ + tsteq pc, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ - tsteq pc, r0, asr #14 │ │ │ │ │ - eoreq r1, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #14 │ │ │ │ │ + tsteq pc, r0, lsr #14 │ │ │ │ │ + eoreq r1, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + tsteq pc, r8, asr #14 │ │ │ │ │ + mulle r0, sl, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r7 @ │ │ │ │ │ - tsteq pc, r8, asr #14 │ │ │ │ │ - mulle r0, sl, r2 │ │ │ │ │ - smlabbeq pc, r0, r7, fp @ │ │ │ │ │ - andle r0, r0, r2, asr r1 │ │ │ │ │ + tsteq pc, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ + tsteq pc, r0, asr r7 @ │ │ │ │ │ + andle r0, r0, r2, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r7 @ │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r0, r7, fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r7, fp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb7b0 │ │ │ │ │ smlatbeq pc, r8, r7, fp @ │ │ │ │ │ @@ -2393258,46 +2393030,46 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb7b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r7, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq fp, [pc, -r8] │ │ │ │ │ + tsteq pc, r0, lsl #16 │ │ │ │ │ smlatteq pc, r8, r7, fp │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ smlatteq pc, r0, r7, fp │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ adceq sl, pc, r0, asr #12 │ │ │ │ │ tsteq pc, r0, asr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ │ - eoreq r1, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ │ + strdeq fp, [pc, -r8] │ │ │ │ │ + eoreq r1, r2, #8, 12 @ 0x800000 │ │ │ │ │ + tsteq pc, r0, asr #16 │ │ │ │ │ + mulle r3, fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, r8, fp @ │ │ │ │ │ + tsteq pc, r8, lsr r8 @ │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ │ - tsteq pc, r0, asr #16 │ │ │ │ │ - mulle r3, fp, r0 │ │ │ │ │ - ldrdeq fp, [pc, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r8, r8, fp @ │ │ │ │ │ + smlatbeq pc, r0, r8, fp @ │ │ │ │ │ andle r0, r0, ip, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror r3 @ │ │ │ │ │ @@ -2393313,28 +2393085,28 @@ │ │ │ │ │ sbcseq fp, r3, r8, lsr ip │ │ │ │ │ adcseq r8, sp, r0, lsr ip │ │ │ │ │ smlatbeq pc, r0, r3, r2 @ │ │ │ │ │ @ instruction: 0x010fb898 │ │ │ │ │ smlatbeq pc, r0, r3, r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010dd7b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r8, fp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb8b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq fp, [pc, -r8] │ │ │ │ │ + ldrdeq fp, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, r8, fp @ │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #8, 12 @ 0x800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq fp, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #18 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r8, r6, fp │ │ │ │ │ @ instruction: 0x011048d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2393368,53 +2393140,53 @@ │ │ │ │ │ strhteq r3, [pc], r8 │ │ │ │ │ tsteq r4, r0, asr #29 │ │ │ │ │ tsteq pc, r0, ror r9 @ │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ │ smlabteq lr, r8, r2, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fb998 │ │ │ │ │ @ instruction: 0x010fb990 │ │ │ │ │ - @ instruction: 0x010fb9b8 │ │ │ │ │ - eoreq r1, r2, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r1, r2, #80, 12 @ 0x5000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fb998 │ │ │ │ │ + smlabteq pc, r0, r9, fp @ │ │ │ │ │ + andle r5, r8, r6, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r9, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fb9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r9, fp @ │ │ │ │ │ - smlabteq pc, r0, r9, fp @ │ │ │ │ │ - andle r5, r8, r6, lsr #9 │ │ │ │ │ - tsteq pc, r0, lsl sl @ │ │ │ │ │ - andle r0, r0, sp, lsr #2 │ │ │ │ │ + @ instruction: 0x010fb9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ │ + smlabteq pc, r8, r9, fp @ │ │ │ │ │ + andle r0, r0, sp, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ smlatteq pc, r8, r9, fp │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl sl @ │ │ │ │ │ + tsteq pc, r0, lsl sl @ │ │ │ │ │ tsteq pc, r8, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, ror #11 │ │ │ │ │ @ instruction: 0x01146ed8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #80, 12 @ 0x5000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r7, r8, asr #3 │ │ │ │ │ @ instruction: 0x01146ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2393426,32 +2393198,32 @@ │ │ │ │ │ smlatteq pc, r0, r9, fp │ │ │ │ │ smlatbeq pc, r0, r7, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror sl @ │ │ │ │ │ - @ instruction: 0x010fba90 │ │ │ │ │ - eoreq r1, r2, #128, 12 @ 0x8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror sl @ │ │ │ │ │ + tsteq pc, r0, ror sl @ │ │ │ │ │ + eoreq r1, r2, #152, 12 @ 0x9800000 │ │ │ │ │ + smlatbeq pc, r8, sl, fp @ │ │ │ │ │ + andle r7, r3, ip, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, sl, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, sl, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #22 │ │ │ │ │ - smlatbeq pc, r8, sl, fp @ │ │ │ │ │ - andle r7, r3, ip, lsl r9 │ │ │ │ │ + @ instruction: 0x010fba90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ - tsteq pc, r8, lsr fp @ │ │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ │ andle r0, r0, lr, lsr r1 │ │ │ │ │ @ instruction: 0x010fbab8 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ smlabteq pc, r8, sl, fp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2393465,94 +2393237,94 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #30 │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ tsteq r0, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl fp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #176, 12 @ 0xb000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ │ tsteq pc, r8, lsr #22 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr fp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbb90 │ │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - strdeq r9, [ip], r8 @ │ │ │ │ │ + adceq r9, ip, r0, ror #19 │ │ │ │ │ tsteq pc, r0, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, asr #17 │ │ │ │ │ smlabbeq pc, r8, fp, fp @ │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, fp, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r8, fp, fp │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ - tsteq pc, r0, lsl #24 │ │ │ │ │ - eoreq r1, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r1, r2, #224, 12 @ 0xe000000 │ │ │ │ │ @ instruction: 0x010fbbb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ ldrdeq fp, [pc, -r8] │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r8, fp, fp │ │ │ │ │ + tsteq pc, r8, lsl #24 │ │ │ │ │ + andle fp, fp, r4, asr r8 │ │ │ │ │ adceq ip, sp, r8, ror #3 │ │ │ │ │ teqeq r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl ip @ │ │ │ │ │ - tsteq pc, r8, lsl #24 │ │ │ │ │ - andle fp, fp, r4, asr r8 │ │ │ │ │ - tsteq pc, r8, lsr ip @ │ │ │ │ │ - andle r0, r0, ip, ror lr │ │ │ │ │ + tsteq pc, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ + tsteq pc, r0, lsl ip @ │ │ │ │ │ + andle r0, r0, ip, ror lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #248, 12 @ 0xf800000 │ │ │ │ │ ldrhteq sp, [r4], r0 │ │ │ │ │ teqeq r0, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr ip @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2393560,108 +2393332,108 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbc90 │ │ │ │ │ smlabbeq pc, r0, ip, fp @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r8, ror ip @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r3, r0, ror #24 │ │ │ │ │ + sbceq r0, r3, r8, lsr ip │ │ │ │ │ smlabbeq pc, r8, ip, fp @ │ │ │ │ │ tsteq pc, r0, ror ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, ip, fp @ │ │ │ │ │ - smlabteq pc, r8, ip, fp @ │ │ │ │ │ - eoreq r1, r2, #16, 14 @ 0x400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbcb0 │ │ │ │ │ + smlatbeq pc, r8, ip, fp @ │ │ │ │ │ + eoreq r1, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + ldrdeq fp, [pc, -r0] │ │ │ │ │ + andle ip, fp, r1, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbcb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, ip, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq fp, [pc, -r8] │ │ │ │ │ - ldrdeq fp, [pc, -r0] │ │ │ │ │ - andle ip, fp, r1, asr #14 │ │ │ │ │ - tsteq pc, r8, lsl #26 │ │ │ │ │ - strhle r0, [r0], -r6 │ │ │ │ │ + smlabteq pc, r8, ip, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, ip, fp │ │ │ │ │ + ldrdeq fp, [pc, -r8] │ │ │ │ │ + strhle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #64, 14 @ 0x1000000 │ │ │ │ │ adcseq r1, r5, r0, lsr #29 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl sp @ │ │ │ │ │ + tsteq pc, r8, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #26 │ │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ │ - eoreq r1, r2, #88, 14 @ 0x1600000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ + tsteq pc, r8, asr #26 │ │ │ │ │ + eoreq r1, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ + tsteq pc, r0, ror sp @ │ │ │ │ │ + andle lr, r7, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fbdb0 │ │ │ │ │ smlatbeq pc, r8, sp, fp @ │ │ │ │ │ - tsteq pc, r0, ror sp @ │ │ │ │ │ - andle lr, r7, r8, ror #11 │ │ │ │ │ - smlabteq pc, r8, sp, fp @ │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ smlabbeq pc, r0, sp, fp @ │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ │ smlatteq lr, r8, r2, r2 │ │ │ │ │ @ instruction: 0x010fbd90 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq pc, r8, ror sp @ │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ smlatbeq pc, r0, sp, fp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r5, r8, rrx │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fbdb0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, sp, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r8, sp, fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbe90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq lr, r0, asr r9 @ │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111bab8 │ │ │ │ │ strdeq fp, [pc, -r0] │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq pc, r4, r8, asr #25 │ │ │ │ │ + adcseq pc, r4, r8, lsl #25 │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ smlatteq pc, r8, sp, fp │ │ │ │ │ smlatbeq pc, r0, sl, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ @@ -2393714,57 +2393486,57 @@ │ │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x010fbeb8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ smlatteq pc, r0, lr, fp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smlabteq pc, r8, lr, fp @ │ │ │ │ │ - sbceq r0, r3, r0, ror #24 │ │ │ │ │ + sbceq r0, r3, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsr #30 │ │ │ │ │ tsteq pc, r8, lsl pc @ │ │ │ │ │ - tsteq pc, r0, asr pc @ │ │ │ │ │ - eoreq r1, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r1, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ tsteq pc, r0, lsl pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq pc, [r5], r8 @ │ │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr #30 │ │ │ │ │ + tsteq pc, r8, asr pc @ │ │ │ │ │ + ldrdle r2, [lr], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #30 │ │ │ │ │ tsteq pc, r0, lsr pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r0, fp, ip │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #30 │ │ │ │ │ - tsteq pc, r8, asr pc @ │ │ │ │ │ - ldrdle r2, [lr], -r7 │ │ │ │ │ - smlabbeq pc, r8, pc, fp @ │ │ │ │ │ - andle r0, r0, r9, asr #25 │ │ │ │ │ + tsteq pc, r0, asr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ + tsteq pc, r0, ror #30 │ │ │ │ │ + andle r0, r0, r9, asr #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r8, pc, fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbf90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fbf98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ @ instruction: 0x010fbfb0 │ │ │ │ │ @@ -2393785,15 +2393557,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [pc, -r0] │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ │ tsteq pc, r8, lsr #32 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ - sbceq r8, r2, r0, lsl #23 │ │ │ │ │ + sbceq r0, r3, r0, lsl #23 │ │ │ │ │ mrseq sp, CPSR │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ tsteq pc, r8, lsl r0 @ │ │ │ │ │ sbcseq r4, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr #23 │ │ │ │ │ @@ -2393870,53 +2393642,53 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror r1 @ │ │ │ │ │ tsteq pc, r8, ror #2 │ │ │ │ │ - @ instruction: 0x010fc198 │ │ │ │ │ - eoreq r1, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r1, r2, #0, 16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r1 @ │ │ │ │ │ + smlatbeq pc, r0, r1, ip @ │ │ │ │ │ + andle r9, r0, sl, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r1, ip @ │ │ │ │ │ smlabbeq pc, r0, r1, ip @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fc190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r1, ip @ │ │ │ │ │ - smlatbeq pc, r0, r1, ip @ │ │ │ │ │ - andle r9, r0, sl, ror r7 │ │ │ │ │ - smlatteq pc, r8, r1, ip │ │ │ │ │ - @ instruction: 0xd00003b1 │ │ │ │ │ + @ instruction: 0x010fc198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fc1b0 │ │ │ │ │ + smlatbeq pc, r8, r1, ip @ │ │ │ │ │ + @ instruction: 0xd00003b1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r1, ip @ │ │ │ │ │ smlabteq pc, r0, r1, ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r6, [pc], r0 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq ip, [pc, -r0] │ │ │ │ │ + smlatteq pc, r8, r1, ip │ │ │ │ │ smlatteq pc, r0, r1, ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r2, r0, asr #19 │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #0, 16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq ip, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #4 │ │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ │ @@ -2393930,19 +2393702,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r2 @ │ │ │ │ │ - tsteq pc, r8, lsl #6 │ │ │ │ │ - eoreq r1, r2, #48, 16 @ 0x300000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r2 @ │ │ │ │ │ + tsteq pc, r0, asr r2 @ │ │ │ │ │ + eoreq r1, r2, #72, 16 @ 0x480000 │ │ │ │ │ + tsteq pc, r0, lsl r3 @ │ │ │ │ │ + andle r6, r0, r7, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fc2b0 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ @@ -2393958,15 +2393730,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ smlatbeq pc, r8, r2, ip @ │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #6 │ │ │ │ │ + tsteq pc, r8, lsl #6 │ │ │ │ │ ldrdeq ip, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2393979,44 +2393751,44 @@ │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ @ instruction: 0x010fbfb8 │ │ │ │ │ smlaltbeq r6, r0, r0, r3 │ │ │ │ │ mrseq ip, SP_hyp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8 │ │ │ │ │ - tsteq pc, r0, lsl r3 @ │ │ │ │ │ - andle r6, r0, r7, asr #24 │ │ │ │ │ - tsteq pc, r8, ror r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr r3 @ │ │ │ │ │ + tsteq pc, r8, asr #6 │ │ │ │ │ andle r0, r0, sp, ror r1 │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r0, lsr #27 │ │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ │ sbcseq r4, r4, r8, lsr #31 │ │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r3 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r3 @ │ │ │ │ │ tsteq pc, r8, ror #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r2, r0, lsl #10 │ │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r4 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #72, 16 @ 0x480000 │ │ │ │ │ smlabbeq pc, r8, r3, ip @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r8, r6, r0, asr #19 │ │ │ │ │ @ instruction: 0x010fddb8 │ │ │ │ │ @ instruction: 0x010fc398 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ smlabbeq pc, r0, r3, ip @ │ │ │ │ │ @@ -2394086,29 +2393858,29 @@ │ │ │ │ │ smlatbeq pc, r0, r4, ip @ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r8, ip, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fc4b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r8, r6, ip @ │ │ │ │ │ + @ instruction: 0x010fc690 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - smlatbeq pc, r8, r6, ip @ │ │ │ │ │ - eoreq r1, r2, #120, 16 @ 0x780000 │ │ │ │ │ + smlabbeq pc, r8, r6, ip @ │ │ │ │ │ + eoreq r1, r2, #144, 16 @ 0x900000 │ │ │ │ │ ldrdeq ip, [pc, -r0] │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq pc, r8, ror r1 @ │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ smlatteq pc, r0, r4, ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01189ef8 │ │ │ │ │ tsteq r4, r8, lsr r0 │ │ │ │ │ strdeq ip, [pc, -r0] │ │ │ │ │ - strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ + sbceq sl, r0, r8, lsl #25 │ │ │ │ │ strdeq ip, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ tsteq r4, r8, lsr r0 │ │ │ │ │ tsteq pc, r8, lsl #10 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ │ @@ -2394130,15 +2393902,15 @@ │ │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ │ - strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ + sbceq sl, r0, r8, lsl #25 │ │ │ │ │ smlabteq pc, r0, r5, ip @ │ │ │ │ │ tsteq pc, r0, ror r5 @ │ │ │ │ │ smlabbeq pc, r8, r5, ip @ │ │ │ │ │ teqeq r0, r8, asr r0 │ │ │ │ │ smlabbeq pc, r0, r5, ip @ │ │ │ │ │ sbceq r9, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2394203,44 +2393975,44 @@ │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ tsteq pc, r8, ror r6 @ │ │ │ │ │ sbceq r9, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fc690 │ │ │ │ │ + @ instruction: 0x010fc6b0 │ │ │ │ │ + ldrdle r6, [r0], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fc698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r6, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r8, r6, ip @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlatteq pc, r0, r6, ip │ │ │ │ │ ldrdeq ip, [pc, -r0] │ │ │ │ │ - @ instruction: 0x010fc6b0 │ │ │ │ │ - ldrdle r6, [r0], -r1 │ │ │ │ │ - strdeq ip, [pc, -r8] │ │ │ │ │ andle r0, r0, r2, asr r9 │ │ │ │ │ smlabteq pc, r0, r6, ip @ │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r8, r5, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r0, r6, ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #168, 16 @ 0xa80000 │ │ │ │ │ adcseq r1, r2, r8, asr #26 │ │ │ │ │ tsteq sl, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r6, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq ip, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r7 @ │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, lr, r0, ror #9 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2394252,17 +2394024,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fc7b8 │ │ │ │ │ @ instruction: 0x010fc7b0 │ │ │ │ │ - ldrdeq ip, [pc, -r0] │ │ │ │ │ - eoreq r1, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r1, r2, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r8, lsl r9 │ │ │ │ │ tsteq pc, r8, ror r7 @ │ │ │ │ │ @@ -2394277,102 +2394049,102 @@ │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ smlatbeq pc, r8, r7, ip @ │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fc7b8 │ │ │ │ │ + smlatteq pc, r8, r7, ip │ │ │ │ │ + andle sp, sl, r2, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r7, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r7, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ │ - smlatteq pc, r8, r7, ip │ │ │ │ │ - andle sp, sl, r2, ror #26 │ │ │ │ │ + ldrdeq ip, [pc, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl #16 │ │ │ │ │ smlatteq pc, r0, r7, ip │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq pc, r0, lsr #14 │ │ │ │ │ strhle r0, [r0], -r4 │ │ │ │ │ - tsteq pc, r0, ror #16 │ │ │ │ │ + tsteq pc, r0, lsl #16 │ │ │ │ │ andle r0, r0, r0, lsr r9 │ │ │ │ │ strdeq ip, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r6, r0, lsr #10 │ │ │ │ │ @ instruction: 0x0114c098 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ tsteq pc, r8, lsl r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r8, lsl sp │ │ │ │ │ ldrheq ip, [r4, -r0] │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ sbceq r9, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror #16 │ │ │ │ │ + tsteq pc, r0, ror #16 │ │ │ │ │ tsteq pc, r8, asr r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ ldrdeq ip, [pc, -r8] │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r8, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r8, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fc890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, r8, ip @ │ │ │ │ │ - smlatteq pc, r8, r8, ip │ │ │ │ │ - eoreq r1, r2, #8, 18 @ 0x20000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fc8b8 │ │ │ │ │ + smlatbeq pc, r0, r8, ip @ │ │ │ │ │ + eoreq r1, r2, #32, 18 @ 0x80000 │ │ │ │ │ + tsteq pc, r0, lsl #18 │ │ │ │ │ + andle sl, r7, sp, lsl #22 │ │ │ │ │ @ instruction: 0x010fc8b0 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r8, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r8, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #18 │ │ │ │ │ + smlatteq pc, r8, r8, ip │ │ │ │ │ ldrdeq ip, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, pc, r8, asr #6 │ │ │ │ │ ldrsheq ip, [r4, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - tsteq pc, r0, lsl #18 │ │ │ │ │ - andle sl, r7, sp, lsl #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq ip, [pc, -r0] │ │ │ │ │ strdeq ip, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsl #26 │ │ │ │ │ - tsteq pc, r0, ror #20 │ │ │ │ │ + tsteq pc, r8, lsl #18 │ │ │ │ │ andle r1, r0, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrdeq ip, [pc, -r0] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #56, 18 @ 0xe0000 │ │ │ │ │ smlabteq pc, r8, r9, ip @ │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq fp, ip, r0, asr #4 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ tsteq pc, r0, lsr r9 @ │ │ │ │ │ @@ -2394448,17 +2394220,17 @@ │ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f24b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror sl @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #32, 18 @ 0x80000 │ │ │ │ │ adcseq r9, r0, r8, asr r4 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, sl, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2394498,47 +2394270,47 @@ │ │ │ │ │ tsteq pc, r0, lsl fp @ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror fp @ │ │ │ │ │ tsteq pc, r8, asr fp @ │ │ │ │ │ - smlabbeq pc, r8, fp, ip @ │ │ │ │ │ - eoreq r1, r2, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r1, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq pc, r8, lsr fp @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x010fca98 │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr #2 │ │ │ │ │ adcseq ip, r7, r8, ror #31 │ │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror fp @ │ │ │ │ │ + @ instruction: 0x010fcb90 │ │ │ │ │ + strdle r3, [r4], -r8 │ │ │ │ │ tsteq pc, r8, ror #22 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, fp, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r8, fp, ip @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fcbb8 │ │ │ │ │ smlatbeq pc, r0, fp, ip @ │ │ │ │ │ - @ instruction: 0x010fcb90 │ │ │ │ │ - strdle r3, [r4], -r8 │ │ │ │ │ - smlabbeq pc, r8, ip, ip @ │ │ │ │ │ andle r0, r0, r6, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fcbb8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #128, 18 @ 0x200000 │ │ │ │ │ @ instruction: 0x010fcbb0 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, r5, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, fp, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2394583,20 +2394355,20 @@ │ │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq pc, r0, ror ip @ │ │ │ │ │ sbceq r7, r0, r8 │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ - adcseq sl, r0, r8, asr #8 │ │ │ │ │ + adcseq sl, r0, r8, lsr #9 │ │ │ │ │ @ instruction: 0x010fcb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlabbeq pc, r8, ip, ip @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [pc, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x010fcc98 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r0, r1, r0, asr #10 │ │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ │ smlatbeq pc, r8, ip, ip @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x010fcc90 │ │ │ │ │ @@ -2394624,51 +2394396,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr sp @ │ │ │ │ │ tsteq pc, r8, asr #26 │ │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ │ - eoreq r1, r2, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r1, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, lsr #1 │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr sp @ │ │ │ │ │ + smlabbeq pc, r0, sp, ip @ │ │ │ │ │ + andle sp, r1, sl, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabbeq pc, r8, sp, ip @ │ │ │ │ │ - smlabbeq pc, r0, sp, ip @ │ │ │ │ │ - andle sp, r1, sl, ror #23 │ │ │ │ │ + tsteq pc, r8, ror #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fcd90 │ │ │ │ │ tsteq pc, r8, ror sp @ │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ strdeq ip, [pc, -r0] │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ - smlatbeq pc, r8, sp, ip @ │ │ │ │ │ + smlabbeq pc, r8, sp, ip @ │ │ │ │ │ andle r0, r0, sl, asr r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fcd90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fcd98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, sp, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r8, sp, ip @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fcdb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fcdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, sp, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, sp, ip │ │ │ │ │ adceq r1, sp, r8, lsl r1 │ │ │ │ │ @@ -2394684,19 +2394456,19 @@ │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ tsteq pc, r8, lsl r4 @ │ │ │ │ │ adceq r6, r4, r0, lsr #31 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl lr @ │ │ │ │ │ - @ instruction: 0x010fce90 │ │ │ │ │ - eoreq r1, r2, #224, 18 @ 0x380000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ │ + tsteq pc, r8, lsl lr @ │ │ │ │ │ + eoreq r1, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + smlatbeq pc, r8, lr, ip @ │ │ │ │ │ + andle r8, sl, r2, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq pc, r0, asr lr @ │ │ │ │ │ @@ -2394716,25 +2394488,25 @@ │ │ │ │ │ tsteq pc, r8, ror lr @ │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ ldrdeq ip, [pc, -r0] │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fceb0 │ │ │ │ │ - smlatbeq pc, r8, lr, ip @ │ │ │ │ │ - andle r8, sl, r2, lsl r6 │ │ │ │ │ + @ instruction: 0x010fce90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fceb8 │ │ │ │ │ smlatbeq pc, r0, lr, ip @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq ip, sp, r0, lsr #13 │ │ │ │ │ + adceq ip, sp, r8, lsr r6 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ - tsteq pc, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x010fceb0 │ │ │ │ │ andle r0, r0, r3, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fceb8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, lr, ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r7, r0, lsr #1 │ │ │ │ │ tsteq r4, r8, asr r1 │ │ │ │ │ ldrdeq ip, [pc, -r8] │ │ │ │ │ @@ -2394744,17 +2394516,17 @@ │ │ │ │ │ smlatteq pc, r8, lr, ip │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ tsteq pc, r0, ror lr @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2394762,24 +2394534,24 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror #30 │ │ │ │ │ + tsteq pc, r0, ror pc @ │ │ │ │ │ tsteq pc, r0, asr pc @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ smlatteq pc, r0, lr, ip │ │ │ │ │ tsteq pc, r0, lsr pc @ │ │ │ │ │ - @ instruction: 0x010fcfb0 │ │ │ │ │ - eoreq r1, r2, #40, 20 @ 0x28000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror pc @ │ │ │ │ │ - adceq ip, sp, r8, asr #9 │ │ │ │ │ + tsteq pc, r0, ror #30 │ │ │ │ │ + eoreq r1, r2, #64, 20 @ 0x40000 │ │ │ │ │ + @ instruction: 0x010fcfb8 │ │ │ │ │ + @ instruction: 0xd00a9eb2 │ │ │ │ │ + ldrdeq ip, [sp], r0 @ │ │ │ │ │ tsteq sl, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, pc, ip @ │ │ │ │ │ @ instruction: 0x010fcf98 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @@ -2394788,21 +2394560,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r8, ror #23 │ │ │ │ │ smlatbeq pc, r0, pc, ip @ │ │ │ │ │ smlabbeq pc, r8, pc, ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r0, r5, r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r0, pc, ip @ │ │ │ │ │ - @ instruction: 0x010fcfb8 │ │ │ │ │ - @ instruction: 0xd00a9eb2 │ │ │ │ │ - strheq lr, [pc, -r8] │ │ │ │ │ - @ instruction: 0xd00002b0 │ │ │ │ │ + @ instruction: 0x010fcfb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, pc, ip @ │ │ │ │ │ + smlabteq pc, r0, pc, ip @ │ │ │ │ │ + @ instruction: 0xd00002b0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq lr, [pc, -r0] │ │ │ │ │ smlatteq pc, r0, pc, ip @ │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2394824,15 +2394596,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ adcseq r9, r9, r8, ror #23 │ │ │ │ │ rscseq lr, r8, r5, lsr lr │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ andeq r0, r2, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r8, lsl #30 │ │ │ │ │ + sbceq sp, r0, r0, lsr pc │ │ │ │ │ tsteq sl, sp, lsl #10 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2395082,15 +2394854,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq pc, r0, lsr #22 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r0, asr #20 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r8, asr pc @ │ │ │ │ │ + adcseq r4, pc, r0, lsl #31 │ │ │ │ │ @ instruction: 0x010a9499 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r8, asr #12 │ │ │ │ │ tsteq sl, r5, lsl r4 │ │ │ │ │ @@ -2395100,15 +2394872,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq fp, [pc], r0 │ │ │ │ │ @ instruction: 0x010a9391 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ smlatteq sl, r1, r1, r7 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, pc, r8, lsr r7 @ │ │ │ │ │ tsteq sl, sp, lsl #6 │ │ │ │ │ @@ -2395130,15 +2394902,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq r4, pc, r8, r1 @ │ │ │ │ │ tsteq sl, r9, lsr r9 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ eoreq r0, sl, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r8, lsr #31 │ │ │ │ │ + ldrdeq sp, [r1], #240 @ 0xf0 │ │ │ │ │ tsteq sl, sp, lsr r6 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ sbceq pc, r2, r8, lsr #11 │ │ │ │ │ tsteq sl, r1, lsr #8 │ │ │ │ │ @@ -2395214,27 +2394986,27 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r6, [r3], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, lsl r4 │ │ │ │ │ + strdeq r2, [r0], #48 @ 0x30 │ │ │ │ │ tsteq sl, sp, ror pc │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r3, r0, asr #21 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, asr #17 │ │ │ │ │ strdeq r6, [sl, -r5] │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2395364,15 +2395136,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, r3, r8, asr ip │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r0, r8, ror #28 │ │ │ │ │ + smulleq r0, r0, r0, lr @ │ │ │ │ │ tsteq r9, r9, ror r3 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ ldrdeq sp, [pc, -r8] │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2395483,15 +2395255,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbteq sp, [sp], #-112 @ 0xffffff90 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r8, [pc], r8 │ │ │ │ │ + adcseq r8, pc, r0, lsr #22 │ │ │ │ │ teqeq r6, sp @ │ │ │ │ │ smlatbeq pc, r8, r2, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r4, sl │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2395728,15 +2395500,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r4, r9, r8, r1 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r7, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq r7, r2, r0, lsr #22 │ │ │ │ │ @ instruction: 0x010aae99 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2395830,15 +2395602,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r0, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00f80000 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ ... │ │ │ │ │ - rsceq r8, r1, r0, lsl #23 │ │ │ │ │ + rsceq r0, r1, r0, lsl #23 │ │ │ │ │ mrseq pc, CPSR @ │ │ │ │ │ smlatteq pc, r8, pc, ip @ │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr lr @ │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -2395875,17 +2395647,17 @@ │ │ │ │ │ smlatbeq pc, r0, r0, lr @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ smlatbeq pc, r8, r0, lr @ │ │ │ │ │ sbceq r7, r0, r8, lsr #1 │ │ │ │ │ swpeq lr, r0, [pc] @ │ │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strheq lr, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r0, lr @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r0, r1, r8, ror fp │ │ │ │ │ swpeq lr, r8, [pc] @ │ │ │ │ │ smlatteq pc, r0, r0, lr │ │ │ │ │ @@ -2395947,15 +2395719,15 @@ │ │ │ │ │ smlatbeq pc, r0, r1, lr @ │ │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r1, lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr #4 │ │ │ │ │ + tsteq pc, r8, asr r2 @ │ │ │ │ │ smlatteq pc, r0, r1, lr │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq pc, [r0], r8 @ │ │ │ │ │ smlatbeq pc, r8, r1, lr @ │ │ │ │ │ strdeq lr, [pc, -r0] │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ │ @@ -2395964,18 +2395736,18 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ smlatteq pc, r8, r1, lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ strdeq lr, [pc, -r8] │ │ │ │ │ adcseq r9, r9, r8, ror #23 │ │ │ │ │ - tsteq pc, r0, lsl #8 │ │ │ │ │ - eoreq r1, r2, #112, 20 @ 0x70000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr r2 @ │ │ │ │ │ + tsteq pc, r0, lsr #4 │ │ │ │ │ + eoreq r1, r2, #136, 20 @ 0x88000 │ │ │ │ │ + tsteq pc, r8, lsl #8 │ │ │ │ │ + andle r8, sl, r1, lsl r6 │ │ │ │ │ tsteq pc, r0, asr r2 @ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ adcseq r3, r5, r0, lsr #14 │ │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ @@ -2395991,15 +2395763,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r2, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror #8 │ │ │ │ │ + tsteq pc, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsl lr │ │ │ │ │ smlatbeq pc, r0, r2, lr @ │ │ │ │ │ teqeq r0, r8, lsl lr │ │ │ │ │ adcseq r3, r5, r8, asr #1 │ │ │ │ │ teqeq r0, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2396086,17 +2395858,17 @@ │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ strdeq lr, [pc, -r0] │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ smlabteq pc, r0, r2, lr @ │ │ │ │ │ tsteq pc, r8, lsr #4 │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ - tsteq pc, r8, lsl #8 │ │ │ │ │ - andle r8, sl, r1, lsl r6 │ │ │ │ │ - smlatbeq pc, r8, r4, lr @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, ror r4 @ │ │ │ │ │ + tsteq pc, r8, ror #8 │ │ │ │ │ andle r0, r0, r4, ror #24 │ │ │ │ │ tsteq pc, r8, lsl r4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq lr, [r6], r8 │ │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ │ strdeq ip, [pc, -r0] │ │ │ │ │ sbceq sl, r3, r0, ror #9 │ │ │ │ │ @@ -2396112,32 +2395884,32 @@ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ smlatteq pc, r0, r3, lr │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r0, ror #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r4 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fe490 │ │ │ │ │ smlabbeq pc, r8, r4, lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r2, r0, ror #4 │ │ │ │ │ tsteq lr, r8, lsr #11 │ │ │ │ │ - strdeq r6, [pc], r0 @ │ │ │ │ │ + adceq r6, pc, r0, lsl #29 │ │ │ │ │ tsteq r4, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fe498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fe4b0 │ │ │ │ │ + smlatbeq pc, r8, r4, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq pc, r0, r0, ror #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #136, 20 @ 0x88000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fe4b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ smlabteq pc, r8, r4, lr @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r8, lr, r0, ror #8 │ │ │ │ │ @@ -2396159,77 +2395931,77 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr #10 │ │ │ │ │ tsteq pc, r0, asr #10 │ │ │ │ │ - tsteq pc, r0, ror #10 │ │ │ │ │ - eoreq r1, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r1, r2, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq pc, r8, lsr r5 @ │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ @ instruction: 0x010fe4b8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #10 │ │ │ │ │ + tsteq pc, r8, ror #10 │ │ │ │ │ + andle r9, sl, r9, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r5 @ │ │ │ │ │ - tsteq pc, r8, ror #10 │ │ │ │ │ - andle r9, sl, r9, ror r3 │ │ │ │ │ - smlatbeq pc, r8, r5, lr @ │ │ │ │ │ - andle r0, r0, fp, lsr #20 │ │ │ │ │ + tsteq pc, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ + tsteq pc, r0, ror r5 @ │ │ │ │ │ + andle r0, r0, fp, lsr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r5, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010fe590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fe5b0 │ │ │ │ │ + smlatbeq pc, r8, r5, lr @ │ │ │ │ │ smlatbeq pc, r0, r5, lr @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ smlabbeq pc, r0, r5, lr @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #208, 20 @ 0xd0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010fe5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r5, lr @ │ │ │ │ │ ldrdeq r3, [r8], r0 @ │ │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r5, lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r0, r5, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq lr, [pc, -r0] │ │ │ │ │ - tsteq pc, r0, ror #12 │ │ │ │ │ - eoreq r1, r2, #0, 22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [pc, -r8] │ │ │ │ │ + strdeq lr, [pc, -r0] │ │ │ │ │ + eoreq r1, r2, #24, 22 @ 0x6000 │ │ │ │ │ + smlabbeq pc, r0, r6, lr @ │ │ │ │ │ + @ instruction: 0xd0064ab7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r6 @ │ │ │ │ │ tsteq pc, r8, lsl #12 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, r5, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r8, r6, lr @ │ │ │ │ │ + tsteq pc, r0, ror #12 │ │ │ │ │ tsteq pc, r8, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ tsteq pc, r0, asr #12 │ │ │ │ │ @@ -2396238,34 +2396010,34 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ - smlabbeq pc, r0, r6, lr @ │ │ │ │ │ - @ instruction: 0xd0064ab7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smlabteq pc, r8, r6, lr @ │ │ │ │ │ tsteq pc, r8, ror r6 @ │ │ │ │ │ addeq r2, r0, r0, lsr #7 │ │ │ │ │ ldrshteq r8, [r1], r0 │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ - tsteq pc, r0, asr #14 │ │ │ │ │ + smlatbeq pc, r8, r6, lr @ │ │ │ │ │ andle r0, r0, sp, lsl #30 │ │ │ │ │ @ instruction: 0x010fe690 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011073b0 │ │ │ │ │ smlatbeq pc, r0, r6, lr @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r1, sp, r8, ror #21 │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlabteq pc, r8, r6, lr @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #48, 22 @ 0xc000 │ │ │ │ │ smlabteq pc, r0, r6, lr @ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ │ strhle r0, [r0], -r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2396289,21 +2396061,21 @@ │ │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ │ sbceq r7, r0, r8, lsr #1 │ │ │ │ │ tsteq pc, r0, lsr #14 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r2, r0, lsr fp │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r7 @ │ │ │ │ │ + tsteq pc, r0, asr #14 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r1, r0, r8, lsl #24 │ │ │ │ │ swpeq sp, r8, [pc] @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #24, 22 @ 0x6000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr r7 @ │ │ │ │ │ adcseq sp, r8, r0, ror #5 │ │ │ │ │ @ instruction: 0x011e55d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2396321,55 +2396093,55 @@ │ │ │ │ │ @ instruction: 0x010fe6b0 │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ smlatbeq pc, r0, r7, lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, sp, r0, lsl r0 │ │ │ │ │ tsteq r4, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010fe7b8 │ │ │ │ │ - smlatteq pc, r0, r7, lr │ │ │ │ │ - eoreq r1, r2, #72, 22 @ 0x12000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r7, lr @ │ │ │ │ │ + @ instruction: 0x010fe7b8 │ │ │ │ │ + eoreq r1, r2, #96, 22 @ 0x18000 │ │ │ │ │ + strdeq lr, [pc, -r8] │ │ │ │ │ + mulle r1, pc, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ │ - strdeq lr, [pc, -r8] │ │ │ │ │ - mulle r1, pc, r3 @ │ │ │ │ │ + smlatteq pc, r0, r7, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsl r8 @ │ │ │ │ │ strdeq lr, [pc, -r0] │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ smlabbeq pc, r8, r7, lr @ │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ - tsteq pc, r8, asr #16 │ │ │ │ │ + tsteq pc, r0, lsl #16 │ │ │ │ │ @ instruction: 0xd00003b2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl r8 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #120, 22 @ 0x1e000 │ │ │ │ │ adcseq r8, r0, r0, asr fp │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r8 @ │ │ │ │ │ + tsteq pc, r8, asr #16 │ │ │ │ │ tsteq pc, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #96, 22 @ 0x18000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, ror #16 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ smlatteq pc, r8, r7, lr │ │ │ │ │ @@ -2396425,15 +2396197,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #7 │ │ │ │ │ smlabbeq pc, r8, r9, lr @ │ │ │ │ │ tsteq pc, r8, asr r9 @ │ │ │ │ │ tsteq pc, r0, asr r9 @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ smlabteq pc, r8, r8, lr @ │ │ │ │ │ tsteq pc, r0, lsr r9 @ │ │ │ │ │ tsteq pc, r0, ror r9 @ │ │ │ │ │ tsteq pc, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ adceq r1, sp, r0, lsr #10 │ │ │ │ │ @@ -2396490,15 +2396262,15 @@ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x010fe9b0 │ │ │ │ │ andle r0, r0, r0, lsr #1 │ │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ - umlalseq r8, r0, r8, ip │ │ │ │ │ + adcseq r8, r0, r0, asr ip │ │ │ │ │ tsteq pc, r0, ror r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror #20 │ │ │ │ │ tsteq pc, r8, ror sl @ │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ @@ -2396585,15 +2396357,15 @@ │ │ │ │ │ @ instruction: 0x010feb98 │ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, ror #7 │ │ │ │ │ smlatteq pc, r0, fp, lr │ │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ │ @ instruction: 0x010feb90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ strdeq lr, [pc, -r0] │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2396613,15 +2396385,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ smlatbeq pc, r0, sp, lr @ │ │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2396854,17 +2396626,17 @@ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ ldrdeq lr, [pc, -r0] │ │ │ │ │ andle r0, r0, r0, lsr #1 │ │ │ │ │ strdeq lr, [pc, -r8] │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ │ - sbcseq r0, r7, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r7, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ - adcseq r3, r5, r8, asr #11 │ │ │ │ │ + ldrhteq r3, [r5], r8 │ │ │ │ │ tsteq sl, r8, ror #18 │ │ │ │ │ tsteq pc, r8, lsl r0 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq pc, r8, lsr #32 @ │ │ │ │ │ ldrsbteq lr, [r3], r0 │ │ │ │ │ umlalseq sl, r0, r0, r3 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ @@ -2396976,15 +2396748,15 @@ │ │ │ │ │ ldrdeq pc, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r2, pc @ │ │ │ │ │ smlatteq pc, r8, r1, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r1, [r6], r8 │ │ │ │ │ + umlalseq r1, r6, r8, sl │ │ │ │ │ @ instruction: 0x0114c7d0 │ │ │ │ │ strdeq pc, [pc, -r8] │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ │ strheq r9, [r1], #72 @ 0x48 │ │ │ │ │ tsteq pc, r8, lsl #4 @ │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ @@ -2397017,17 +2396789,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r0, r3, pc @ │ │ │ │ │ smlabbeq pc, r0, r3, pc @ │ │ │ │ │ - ldrdeq pc, [pc, -r0] │ │ │ │ │ - eoreq r1, r2, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r1, r2, #168, 22 @ 0x2a000 │ │ │ │ │ adceq r0, sp, r8, lsr #30 │ │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f2698 │ │ │ │ │ @ instruction: 0x010ff2b8 │ │ │ │ │ @ instruction: 0x010f2698 │ │ │ │ │ adceq fp, sp, r8, lsl r8 │ │ │ │ │ @@ -2397078,52 +2396850,52 @@ │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ tsteq pc, r8, ror r3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011ca998 │ │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, r3, pc @ │ │ │ │ │ + ldrdeq pc, [pc, -r8] │ │ │ │ │ + @ instruction: 0xd00193b1 │ │ │ │ │ @ instruction: 0x010ff390 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, pc, r0, ror r6 @ │ │ │ │ │ smlatbeq pc, r8, r2, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r3, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r3, pc @ │ │ │ │ │ @ instruction: 0x010ff3b8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq pc, r8, asr r2 @ │ │ │ │ │ @ instruction: 0x010ff398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq pc, [pc, -r0] │ │ │ │ │ + ldrdeq pc, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ │ - ldrdeq pc, [pc, -r8] │ │ │ │ │ - @ instruction: 0xd00193b1 │ │ │ │ │ - tsteq pc, r0, lsl r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq pc, [pc, -r8] │ │ │ │ │ + strdeq pc, [pc, -r0] │ │ │ │ │ andle r0, r0, r0, asr #4 │ │ │ │ │ smlatteq pc, r8, r3, pc @ │ │ │ │ │ teqeq r0, r8, ror #28 │ │ │ │ │ @ instruction: 0x010f9eb0 │ │ │ │ │ ldrsheq pc, [r3], #88 @ 0x58 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strdeq pc, [pc, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r4 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r4 @ │ │ │ │ │ tsteq pc, r8, lsr #8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2397135,53 +2396907,53 @@ │ │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ │ ldrsheq pc, [r3], #88 @ 0x58 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, ror r4 @ │ │ │ │ │ - smlatbeq pc, r8, r4, pc @ │ │ │ │ │ - eoreq r1, r2, #216, 22 @ 0x36000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r4 @ │ │ │ │ │ + tsteq pc, r0, ror r4 @ │ │ │ │ │ + eoreq r1, r2, #240, 22 @ 0x3c000 │ │ │ │ │ + @ instruction: 0x010ff4b0 │ │ │ │ │ + andle r7, lr, r6, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r4, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ff498 │ │ │ │ │ @ instruction: 0x010ff490 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ff4b8 │ │ │ │ │ + smlatbeq pc, r8, r4, pc @ │ │ │ │ │ adceq r0, ip, r0, lsl #16 │ │ │ │ │ @ instruction: 0x011a2ad0 │ │ │ │ │ - @ instruction: 0x010ff4b0 │ │ │ │ │ - andle r7, lr, r6, ror #12 │ │ │ │ │ - strdeq pc, [pc, -r8] │ │ │ │ │ - andle r0, r0, r5, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r4, pc @ │ │ │ │ │ + @ instruction: 0x010ff4b8 │ │ │ │ │ + andle r0, r0, r5, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, r4, pc @ │ │ │ │ │ ldrdeq pc, [pc, -r0] │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ smlatteq pc, r0, r4, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + strdeq pc, [pc, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq pc, r8, lsl #10 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r8, lsl #18 │ │ │ │ │ smlabteq pc, r8, r4, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2397189,19 +2396961,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #10 @ │ │ │ │ │ - @ instruction: 0x010ff5b8 │ │ │ │ │ - eoreq r1, r2, #32, 24 @ 0x2000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ff590 │ │ │ │ │ + tsteq pc, r8, asr #10 @ │ │ │ │ │ + eoreq r1, r2, #56, 24 @ 0x3800 │ │ │ │ │ + tsteq pc, r8, lsl #12 @ │ │ │ │ │ + andle sl, r0, sp, lsl r9 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ @ instruction: 0x010ff3b0 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ smlabbeq pc, r8, r5, pc @ │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2397219,53 +2396991,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ff5b0 │ │ │ │ │ smlatbeq pc, r8, r5, pc @ │ │ │ │ │ cmpeq r4, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, lsr #12 @ │ │ │ │ │ - tsteq pc, r8, lsl #12 @ │ │ │ │ │ - andle sl, r0, sp, lsl r9 │ │ │ │ │ + @ instruction: 0x010ff5b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr #12 @ │ │ │ │ │ ldrdeq pc, [pc, -r0] │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrdeq pc, [pc, -r8] │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ smlatteq pc, r0, r5, pc @ │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ smlatteq pc, r8, r5, pc @ │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ strdeq pc, [pc, -r0] │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq pc, r0, lsl #12 @ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ ldrhteq r1, [r7], r0 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ - tsteq pc, r8, asr #12 @ │ │ │ │ │ + tsteq pc, r0, lsr #12 @ │ │ │ │ │ strdle r0, [r0], -sp │ │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #12 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #12 @ │ │ │ │ │ adcseq lr, r7, r0, ror #8 │ │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, asr #12 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2397279,23 +2397051,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq lr, [r3], r0 │ │ │ │ │ @ instruction: 0x010ff698 │ │ │ │ │ smlabbeq pc, r0, r6, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, asr #14 @ │ │ │ │ │ smlabteq pc, r0, r6, pc @ │ │ │ │ │ - tsteq pc, r8, ror #14 @ │ │ │ │ │ - eoreq r1, r2, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r1, r2, #128, 24 @ 0x8000 │ │ │ │ │ @ instruction: 0x010ff6b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, ip, r8, ror #24 │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr #14 @ │ │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ │ + @ instruction: 0xd006e1be │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #9 │ │ │ │ │ ldrdeq pc, [pc, -r8] │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, ip, lsl #1 │ │ │ │ │ smlatteq pc, r8, r6, pc @ │ │ │ │ │ @@ -2397315,47 +2397087,47 @@ │ │ │ │ │ tsteq pc, r0, lsr #14 @ │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq pc, r0, lsl #14 @ │ │ │ │ │ smlatbeq sp, r8, sl, sp │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ @ instruction: 0x010ff398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror r7 @ │ │ │ │ │ + tsteq pc, r8, ror #14 @ │ │ │ │ │ tsteq pc, r0, ror #14 @ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ - tsteq pc, r0, ror r7 @ │ │ │ │ │ - @ instruction: 0xd006e1be │ │ │ │ │ - @ instruction: 0x010ff7b0 │ │ │ │ │ - andle r0, r0, r3, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, r7, pc @ │ │ │ │ │ + tsteq pc, r8, ror r7 @ │ │ │ │ │ + andle r0, r0, r3, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, r7, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, r7, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ smlatbeq pc, r0, r7, pc @ │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ff7b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [pc, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #128, 24 @ 0x8000 │ │ │ │ │ ldrdeq pc, [pc, -r0] │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ smlabteq pc, r8, r7, pc @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r4, [r0], r8 │ │ │ │ │ @ instruction: 0x010ff790 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2397417,17 +2397189,17 @@ │ │ │ │ │ @ instruction: 0x010ff8b8 │ │ │ │ │ sbceq r8, r0, r0, asr #3 │ │ │ │ │ smlatbeq pc, r0, r8, pc @ │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r8, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr #18 @ │ │ │ │ │ tsteq pc, r8, lsl r9 @ │ │ │ │ │ - tsteq pc, r0, asr r9 @ │ │ │ │ │ - eoreq r1, r2, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r1, r2, #200, 24 @ 0xc800 │ │ │ │ │ smlatteq pc, r0, r8, pc @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r2, r1, r0, lsl #1 │ │ │ │ │ smlatbeq pc, r8, r8, pc @ │ │ │ │ │ strdeq pc, [pc, -r0] │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrdeq pc, [pc, -r8] │ │ │ │ │ @@ -2397436,52 +2397208,52 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ smlatteq pc, r8, r8, pc @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq pc, r0, lsl r9 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ strdeq pc, [pc, -r8] │ │ │ │ │ ldrsbteq lr, [r3], r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsr #18 @ │ │ │ │ │ + tsteq pc, r0, ror r9 @ │ │ │ │ │ + andle r5, r6, sp, lsr #20 │ │ │ │ │ adceq r7, sp, r0, ror #4 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, ror r9 @ │ │ │ │ │ + tsteq pc, r0, asr r9 @ │ │ │ │ │ tsteq pc, r8, asr #18 @ │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ strdeq pc, [pc, -r8] │ │ │ │ │ andle r0, r0, fp, lsl #1 │ │ │ │ │ - tsteq pc, r0, ror r9 @ │ │ │ │ │ - andle r5, r6, sp, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x010ff990 │ │ │ │ │ tsteq pc, r0, ror #18 @ │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq pc, r8, ror #18 @ │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - smlatbeq pc, r8, r9, pc @ │ │ │ │ │ + tsteq pc, r8, ror r9 @ │ │ │ │ │ andle r0, r0, r0, ror #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x010ff990 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #224, 24 @ 0xe000 │ │ │ │ │ smlabbeq pc, r8, r9, pc @ │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ff998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r0, r9, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + smlatbeq pc, r8, r9, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ff9b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ff9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabteq pc, r0, r9, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r0, ip, pc @ │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ @@ -2397659,35 +2397431,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlabbeq pc, r8, ip, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ffc90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatbeq pc, r0, ip, pc @ │ │ │ │ │ - ldrdeq pc, [pc, -r0] │ │ │ │ │ - eoreq r1, r2, #248, 24 @ 0xf800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smlatbeq pc, r8, ip, pc @ │ │ │ │ │ + smlatbeq pc, r0, ip, pc @ │ │ │ │ │ + eoreq r1, r2, #16, 26 @ 0x400 │ │ │ │ │ + ldrdeq pc, [pc, -r8] │ │ │ │ │ + andle r6, ip, r5, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ffcb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x010ffcb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smlatteq pc, r0, ip, pc @ │ │ │ │ │ + ldrdeq pc, [pc, -r0] │ │ │ │ │ smlabteq pc, r8, ip, pc @ │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ smlabteq pc, r8, r9, pc @ │ │ │ │ │ smlatbeq sp, r8, sl, sp │ │ │ │ │ - ldrdeq pc, [pc, -r8] │ │ │ │ │ - andle r6, ip, r5, asr #30 │ │ │ │ │ - @ instruction: 0x011015d0 │ │ │ │ │ - strdle r0, [r0], -r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlatteq pc, r8, ip, pc @ │ │ │ │ │ + smlatteq pc, r0, ip, pc @ │ │ │ │ │ + strdle r0, [r0], -r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #26 @ │ │ │ │ │ strdeq pc, [pc, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr #4 │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ @ instruction: 0x010fef98 │ │ │ │ │ @@ -2397707,39 +2397479,39 @@ │ │ │ │ │ tsteq pc, r0, asr #26 @ │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011015d8 │ │ │ │ │ + @ instruction: 0x011015d0 │ │ │ │ │ tsteq pc, r0, ror #26 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ │ @ instruction: 0x0114c998 │ │ │ │ │ tsteq pc, r0, lsl #26 @ │ │ │ │ │ cmpeq r0, r0, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ smlabbeq pc, r0, sp, pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010ffd98 │ │ │ │ │ @ instruction: 0x0114c998 │ │ │ │ │ @ instruction: 0x010ffd90 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq pc, r0, lsr #26 @ │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ smlatbeq pc, r0, sp, pc @ │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ smlatbeq pc, r8, sp, pc @ │ │ │ │ │ ldrdeq sp, [r0, #-160] @ 0xffffff60 │ │ │ │ │ @ instruction: 0x010ffdb0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x010ffdb8 │ │ │ │ │ - ldrdeq sl, [r1], #40 @ 0x28 │ │ │ │ │ + strheq sl, [r1], #32 │ │ │ │ │ smlabteq pc, r0, sp, pc @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ │ ldrdeq pc, [pc, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq pc, r8, asr #28 @ │ │ │ │ │ @@ -2397925,15 +2397697,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ smlatteq pc, r0, r2, ip │ │ │ │ │ @ instruction: 0x011312f0 │ │ │ │ │ tsteq r0, r8, asr #1 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ │ tsteq r0, r0, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ @ instruction: 0x011008b8 │ │ │ │ │ @@ -2398141,15 +2397913,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ │ @@ -2398407,15 +2398179,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl #17 │ │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ │ @@ -2398619,15 +2398391,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ @ instruction: 0x01100bb0 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01100b98 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r8, lsl fp │ │ │ │ │ tsteq r0, r0, ror fp │ │ │ │ │ tsteq r0, r8, lsr #23 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq lr, r8, r9, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2398902,15 +2398674,15 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01100ff0 │ │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - rscseq r0, lr, r0, lsl #23 │ │ │ │ │ + rscseq r8, sp, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ tsteq r0, r8 │ │ │ │ │ @@ -2399043,15 +2398815,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ @ instruction: 0x011012b8 │ │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ │ tsteq r0, r8, lsr r2 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x01101198 │ │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2399060,15 +2398832,15 @@ │ │ │ │ │ @ instruction: 0x011a2cd8 │ │ │ │ │ adceq sl, pc, r0, lsr #6 │ │ │ │ │ teqeq r0, r0, lsr r0 │ │ │ │ │ tsteq r0, r0, lsl #5 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrshteq r8, [r5], r8 │ │ │ │ │ + adcseq r8, r5, r8, lsr #24 │ │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #5 │ │ │ │ │ @ instruction: 0x01101298 │ │ │ │ │ @ instruction: 0x01101290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @@ -2399263,27 +2399035,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ @ instruction: 0x01101598 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011015b0 │ │ │ │ │ tsteq r0, r8, lsr #11 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ │ tsteq r0, r8, lsl #11 │ │ │ │ │ @ instruction: 0x011015b8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ adceq r7, sp, r8, lsr #3 │ │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #16, 26 @ 0x400 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011015d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ │ adcseq r0, pc, r0, lsl #19 │ │ │ │ │ @ instruction: 0x011e5698 │ │ │ │ │ @ instruction: 0x011015f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ @@ -2399671,15 +2399443,15 @@ │ │ │ │ │ @ instruction: 0x01101bf0 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r0, r0, lsr r9 │ │ │ │ │ @ instruction: 0x01101990 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ │ @ instruction: 0x01101bd8 │ │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ │ tsteq r0, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2399851,15 +2399623,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ │ @ instruction: 0x01101ef0 │ │ │ │ │ tsteq r0, r0, ror #29 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ @ instruction: 0x01101ed8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ │ @ instruction: 0x01101eb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2400099,15 +2399871,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ @ instruction: 0x011022f0 │ │ │ │ │ tsteq r0, r8, ror #5 │ │ │ │ │ tsteq r0, r0, ror #5 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x011022d0 │ │ │ │ │ @ instruction: 0x011022b8 │ │ │ │ │ @ instruction: 0x011022d8 │ │ │ │ │ @@ -2400377,15 +2400149,15 @@ │ │ │ │ │ @ instruction: 0x011026f8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ │ tsteq r0, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2400609,15 +2400381,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r4, [r4], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01102ab8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @ instruction: 0x01102ab0 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x01102a90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ tsteq r0, r8, asr #21 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2400829,15 +2400601,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x01102eb8 │ │ │ │ │ @ instruction: 0x01102eb0 │ │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r8, lsr #28 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ │ tsteq r0, r0, lsr #28 │ │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ │ @@ -2400955,50 +2400727,50 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ andseq r4, pc, ip, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, asr #20 │ │ │ │ │ + @ instruction: 0x011c0698 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r6, [r8], #160 @ 0xa0 │ │ │ │ │ + ldccc 7, cr12, [sp, #480]! @ 0x1e0 │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, asr sl │ │ │ │ │ + @ instruction: 0x011c06b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, lsr #22 │ │ │ │ │ + ldccc 7, cr12, [sp, #720]! @ 0x2d0 │ │ │ │ │ @ instruction: 0x01125590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #1 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, lsl sp │ │ │ │ │ + @ instruction: 0x011c06d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, ip, ror #22 │ │ │ │ │ + ldccc 7, cr12, [sp, #976]! @ 0x3d0 │ │ │ │ │ @ instruction: 0x01125590 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, r3, r0, ror r6 │ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ │ subeq r0, sl, r1 │ │ │ │ │ @ instruction: 0x01104fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, lsl sp │ │ │ │ │ + tsteq ip, r0, ror #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, lsr #23 │ │ │ │ │ + ldccc 8, cr12, [sp, #192]! @ 0xc0 │ │ │ │ │ @ instruction: 0x01125590 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0122502d │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ @ instruction: 0x011073f8 │ │ │ │ │ @@ -2401131,34 +2400903,34 @@ │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, ip, r4, lsr sp │ │ │ │ │ tsteq r3, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #5 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, lsl sp │ │ │ │ │ + tsteq ip, r0, ror #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, ror #23 │ │ │ │ │ + ldccc 8, cr12, [sp, #448]! @ 0x1c0 │ │ │ │ │ @ instruction: 0x01125590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #6 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, asr #26 │ │ │ │ │ + tsteq ip, r8, lsl #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi r6, r8, r8, lsr #24 │ │ │ │ │ + ldccc 8, cr12, [sp, #704]! @ 0x2c0 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #7 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, asr sp │ │ │ │ │ + tsteq ip, r0, lsl r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, ror #24 │ │ │ │ │ + ldccc 8, cr12, [sp, #944]! @ 0x3b0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq fp, [r7], #0 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ @@ -2401187,42 +2400959,42 @@ │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r7, r4, lsr #5 │ │ │ │ │ tsteq r2, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #7 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - @ instruction: 0x011c2ff0 │ │ │ │ │ + tsteq ip, r0, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, lsr #25 │ │ │ │ │ + @ instruction: 0x3dbdc92c │ │ │ │ │ @ instruction: 0x011258f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #7 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r0, lsl r0 │ │ │ │ │ + tsteq ip, r8, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, asr #25 │ │ │ │ │ + @ instruction: 0x3dbdc948 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r0, asr #32 │ │ │ │ │ + tsteq ip, r0, asr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, ror #25 │ │ │ │ │ + @ instruction: 0x3dbdc968 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #13 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r0, asr #32 │ │ │ │ │ + tsteq ip, r0, asr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, lsl #26 │ │ │ │ │ + @ instruction: 0x3dbdc990 │ │ │ │ │ adcseq r4, lr, r0, lsr #15 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r3, r9, r9, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2401379,266 +2401151,266 @@ │ │ │ │ │ tsteq r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq fp, [r9], #60 @ 0x3c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #13 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r8, rrx │ │ │ │ │ + tsteq ip, r0, ror r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r0, lsr sp │ │ │ │ │ + @ instruction: 0x3dbdc9b8 │ │ │ │ │ @ instruction: 0x011286b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #13 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011c4090 │ │ │ │ │ + @ instruction: 0x011c0898 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r8, ror #26 │ │ │ │ │ + @ instruction: 0x3dbdc9f0 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011c4098 │ │ │ │ │ + tsteq ip, r0, lsr #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, lsr #27 │ │ │ │ │ + @ instruction: 0x3dbdca2c │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011c4098 │ │ │ │ │ + tsteq ip, r0, lsr #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, ror #27 │ │ │ │ │ + @ instruction: 0x3dbdca6c │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, asr #1 │ │ │ │ │ + @ instruction: 0x011c12d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r6, r8, r4, lsr #28 │ │ │ │ │ + @ instruction: 0x3dbdcaac │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #14 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - ldrsbeq r4, [ip, -r0] │ │ │ │ │ + @ instruction: 0x011c12d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi r6, r8, r0, ror #28 │ │ │ │ │ + @ instruction: 0x3dbdcae8 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #15 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - ldrsheq r4, [ip, -r8] │ │ │ │ │ + tsteq ip, r0, lsl r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r8, asr #25 │ │ │ │ │ - sbcmi r6, r8, r0, lsr #29 │ │ │ │ │ + @ instruction: 0x3dbdcb28 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #15 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsl r1 │ │ │ │ │ + tsteq ip, r8, lsl r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r8, asr #25 │ │ │ │ │ - ldrdmi r6, [r8], #236 @ 0xec │ │ │ │ │ + @ instruction: 0x3dbdcb64 │ │ │ │ │ tsteq r2, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #15 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsl r1 │ │ │ │ │ + tsteq ip, r8, lsl r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ - sbcmi r6, r8, ip, lsl pc │ │ │ │ │ + @ instruction: 0x3dbdcba4 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #15 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, ror #2 │ │ │ │ │ + tsteq ip, r0, asr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ - sbcmi r6, r8, ip, asr pc │ │ │ │ │ + @ instruction: 0x3dbdcbe4 │ │ │ │ │ @ instruction: 0x0112e3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, ror r1 │ │ │ │ │ + tsteq ip, r8, asr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ - smullmi r6, r8, r8, pc @ │ │ │ │ │ + ldccc 12, cr12, [sp, #128]! @ 0x80 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - @ instruction: 0x011c41f8 │ │ │ │ │ + tsteq ip, r0, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ - ldrdmi r6, [r8], #248 @ 0xf8 │ │ │ │ │ + ldccc 12, cr12, [sp, #384]! @ 0x180 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r0, lsl #4 │ │ │ │ │ + tsteq ip, r8, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ - strdmi r6, [r8], #244 @ 0xf4 │ │ │ │ │ + ldccc 12, cr12, [sp, #496]! @ 0x1f0 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x011c27f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ - sbcmi r7, r8, r4, lsl r0 │ │ │ │ │ + ldccc 12, cr12, [sp, #624]! @ 0x270 │ │ │ │ │ tsteq r2, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x011c27f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ │ - sbcmi r7, r8, ip, lsr r0 │ │ │ │ │ + ldccc 12, cr12, [sp, #784]! @ 0x310 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #17 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r0, asr r2 │ │ │ │ │ + tsteq ip, r0, lsr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0112eb90 │ │ │ │ │ - sbcmi r7, r8, r4, rrx │ │ │ │ │ + ldccc 12, cr12, [sp, #944]! @ 0x3b0 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, ror r2 │ │ │ │ │ + tsteq ip, r0, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ - smullmi r7, r8, ip, r0 │ │ │ │ │ + ldccc 13, cr12, [sp, #144]! @ 0x90 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #17 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsl #5 │ │ │ │ │ + tsteq ip, r8, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ - ldrdmi r7, [r8], #8 │ │ │ │ │ + ldccc 13, cr12, [sp, #384]! @ 0x180 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsl #5 │ │ │ │ │ + tsteq ip, r8, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r8, asr sp │ │ │ │ │ - sbcmi r7, r8, r8, lsl r1 │ │ │ │ │ + ldccc 13, cr12, [sp, #640]! @ 0x280 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x011c28b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ - sbcmi r7, r8, r8, asr r1 │ │ │ │ │ + ldccc 13, cr12, [sp, #896]! @ 0x380 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #18 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011c42b0 │ │ │ │ │ + tsteq ip, r0, asr #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsl r1 │ │ │ │ │ - smullmi r7, r8, r4, r1 │ │ │ │ │ + ldccc 14, cr12, [sp, #112]! @ 0x70 │ │ │ │ │ @ instruction: 0x01128c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011c42d8 │ │ │ │ │ + tsteq ip, r8, lsr #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsl r1 │ │ │ │ │ - ldrdmi r7, [r8], #20 │ │ │ │ │ + ldccc 14, cr12, [sp, #368]! @ 0x170 │ │ │ │ │ @ instruction: 0x011312d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #19 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, ror #5 │ │ │ │ │ + tsteq ip, r0, lsr sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ - sbcmi r7, r8, r0, lsl r2 │ │ │ │ │ + ldccc 14, cr12, [sp, #608]! @ 0x260 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #16 │ │ │ │ │ tsteq r3, r8, asr #7 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ addeq r4, r4, r8, lsl #10 │ │ │ │ │ @ instruction: 0x011314b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #19 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, ror #5 │ │ │ │ │ + tsteq ip, r0, lsr sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r0, asr r2 │ │ │ │ │ + ldccc 14, cr12, [sp, #864]! @ 0x360 │ │ │ │ │ adcseq r8, r9, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #19 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsr r3 │ │ │ │ │ + tsteq ip, r8, ror sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi r7, r8, r0, r2 │ │ │ │ │ + ldccc 15, cr12, [sp, #96]! @ 0x60 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, lsr r3 │ │ │ │ │ + ldrheq r4, [ip, -r0] │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi r7, r8, ip, asr #5 │ │ │ │ │ + ldccc 15, cr12, [sp, #336]! @ 0x150 │ │ │ │ │ tsteq r3, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ @ instruction: 0x011c43d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ - sbcmi r7, r8, ip, lsl #6 │ │ │ │ │ + ldccc 15, cr12, [sp, #592]! @ 0x250 │ │ │ │ │ tsteq r3, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #20 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, ror #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ - sbcmi r7, r8, r8, lsr #6 │ │ │ │ │ + ldccc 15, cr12, [sp, #704]! @ 0x2c0 │ │ │ │ │ tsteq r3, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - sbcmi r7, r8, r8, asr #6 │ │ │ │ │ + ldccc 15, cr12, [sp, #832]! @ 0x340 │ │ │ │ │ tsteq r3, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #21 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi r7, r8, r0, ror r3 │ │ │ │ │ + ldccc 15, cr12, [sp, #992]! @ 0x3e0 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ │ - smullmi r7, r8, r8, r3 │ │ │ │ │ + ldccc 0, cr13, [sp, #128]! @ 0x80 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r3, [r9], #165 @ 0xa5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr #5 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ @@ -2401686,55 +2401458,55 @@ │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ │ - ldrdmi r7, [r8], #48 @ 0x30 │ │ │ │ │ + ldccc 0, cr13, [sp, #352]! @ 0x160 │ │ │ │ │ tsteq r3, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #23 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ - sbcmi r7, r8, ip, lsl #8 │ │ │ │ │ + ldccc 0, cr13, [sp, #592]! @ 0x250 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #23 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ - sbcmi r7, r8, ip, asr #8 │ │ │ │ │ + ldccc 0, cr13, [sp, #848]! @ 0x350 │ │ │ │ │ @ instruction: 0x01131bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #23 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, lsr #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, ror #24 │ │ │ │ │ - sbcmi r7, r8, ip, lsl #9 │ │ │ │ │ + ldccc 1, cr13, [sp, #80]! @ 0x50 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c44b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, ror #24 │ │ │ │ │ - sbcmi r7, r8, r8, asr #9 │ │ │ │ │ + ldccc 1, cr13, [sp, #320]! @ 0x140 │ │ │ │ │ tsteq r3, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #24 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c44d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01131ed8 │ │ │ │ │ - sbcmi r7, r8, r8, lsl #10 │ │ │ │ │ + ldccc 1, cr13, [sp, #576]! @ 0x240 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq fp, [pc], #232 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2401742,39 +2401514,39 @@ │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, ror #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, lsr r0 │ │ │ │ │ - sbcmi r7, r8, r4, asr #10 │ │ │ │ │ + ldccc 1, cr13, [sp, #816]! @ 0x330 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #25 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, ror #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ - sbcmi r7, r8, r4, lsl #11 │ │ │ │ │ + ldccc 2, cr13, [sp, #48]! @ 0x30 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #25 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, ror #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ - sbcmi r7, r8, r4, asr #11 │ │ │ │ │ + ldccc 2, cr13, [sp, #304]! @ 0x130 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #25 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, ror #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ - sbcmi r7, r8, r0, lsl #12 │ │ │ │ │ + ldccc 2, cr13, [sp, #544]! @ 0x220 │ │ │ │ │ @ instruction: 0x011393f8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012c1b6d │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2401782,39 +2401554,39 @@ │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ │ - sbcmi r7, r8, r0, asr #12 │ │ │ │ │ + ldccc 2, cr13, [sp, #800]! @ 0x320 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #26 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, lsr r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ - sbcmi r7, r8, ip, asr r6 │ │ │ │ │ + ldccc 2, cr13, [sp, #912]! @ 0x390 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, asr r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ - sbcmi r7, r8, ip, ror r6 │ │ │ │ │ + ldccc 3, cr13, [sp, #16]! │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #28 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, asr r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ - sbcmi r7, r8, r4, lsr #13 │ │ │ │ │ + ldccc 3, cr13, [sp, #176]! @ 0xb0 │ │ │ │ │ @ instruction: 0x0113c398 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r3, lr, r9, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011144d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2401862,15 +2401634,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ @ instruction: 0x011c4790 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ - sbcmi r7, r8, ip, asr #13 │ │ │ │ │ + ldccc 3, cr13, [sp, #336]! @ 0x150 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @ instruction: 0x011016f8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ @@ -2401878,15 +2401650,15 @@ │ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #29 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c47d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ - sbcmi r7, r8, r4, lsl #14 │ │ │ │ │ + ldccc 3, cr13, [sp, #560]! @ 0x230 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, ip, r9, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011465d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2401910,63 +2401682,63 @@ │ │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c47f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r0, asr #14 │ │ │ │ │ + ldccc 3, cr13, [sp, #800]! @ 0x320 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #30 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c47f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi r7, r8, r0, lsl #15 │ │ │ │ │ + ldccc 4, cr13, [sp, #32]! │ │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ - sbcmi r7, r8, r0, asr #15 │ │ │ │ │ + ldccc 4, cr13, [sp, #288]! @ 0x120 │ │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ - strdmi r7, [r8], #124 @ 0x7c │ │ │ │ │ + ldccc 4, cr13, [sp, #528]! @ 0x210 │ │ │ │ │ @ instruction: 0x0113c6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #31 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - sbcmi r7, r8, ip, lsr r8 │ │ │ │ │ + ldccc 4, cr13, [sp, #784]! @ 0x310 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #31 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi r7, r8, r8, ror r8 │ │ │ │ │ + ldccc 5, cr13, [sp] │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #32 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x000001bd │ │ │ │ │ - strhmi r7, [r8], #136 @ 0x88 │ │ │ │ │ + ldccc 5, cr13, [sp, #256]! @ 0x100 │ │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r3, r3, r5, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2402544,15 +2402316,15 @@ │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, ror #3 │ │ │ │ │ + sbceq r3, r2, r0, asr #3 │ │ │ │ │ teqeq r3, r1 @ │ │ │ │ │ @ instruction: 0x011042d8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01104998 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2402666,15 +2402438,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r0, ror r1 │ │ │ │ │ teqeq r3, r1, asr sp │ │ │ │ │ @ instruction: 0x011042d8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r8, lsl #15 │ │ │ │ │ + adcseq r4, pc, r0, ror #14 │ │ │ │ │ teqeq r3, r9, lsl #20 │ │ │ │ │ @ instruction: 0x011042d8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r0, r0, asr #23 │ │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ │ @@ -2402933,15 +2402705,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r0, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00d00000 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ - adcseq r8, sp, r0, lsl #23 │ │ │ │ │ + adcseq r0, lr, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ │ @ instruction: 0x011a22d8 │ │ │ │ │ tsteq r0, r0, asr r0 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ @@ -2403020,15 +2402792,15 @@ │ │ │ │ │ tsteq r0, r0, ror #3 │ │ │ │ │ tsteq r0, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ tsteq r0, r8, lsr #3 │ │ │ │ │ tsteq r0, r0, ror r1 │ │ │ │ │ tsteq r0, r0, ror #2 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r0, asr #1 │ │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2403204,15 +2402976,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ │ tsteq r0, r0, asr r4 │ │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2403294,99 +2403066,99 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011055b0 │ │ │ │ │ - tsteq r0, r0, ror #11 │ │ │ │ │ - eoreq r1, r2, #64, 26 @ 0x1000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011055b8 │ │ │ │ │ + @ instruction: 0x011055b0 │ │ │ │ │ + eoreq r1, r2, #88, 26 @ 0x1600 │ │ │ │ │ + tsteq r0, r8, ror #11 │ │ │ │ │ + andle r7, ip, sl, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011055f0 │ │ │ │ │ + tsteq r0, r0, ror #11 │ │ │ │ │ @ instruction: 0x011055d8 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ tsteq r0, r0, ror #10 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ - tsteq r0, r8, ror #11 │ │ │ │ │ - andle r7, ip, sl, lsr r2 │ │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ │ - andle r0, r0, r5, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011055f8 │ │ │ │ │ + @ instruction: 0x011055f0 │ │ │ │ │ + andle r0, r0, r5, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r8, r0, lsr r5 │ │ │ │ │ tsteq r4, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr r6 │ │ │ │ │ + tsteq r0, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #88, 26 @ 0x1600 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ │ tsteq r0, r0, asr #12 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r8, fp, r2 │ │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x011055d0 │ │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a2e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01105690 │ │ │ │ │ - tsteq r0, r0, asr #13 │ │ │ │ │ - eoreq r1, r2, #136, 26 @ 0x2200 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105698 │ │ │ │ │ + @ instruction: 0x01105690 │ │ │ │ │ + eoreq r1, r2, #160, 26 @ 0x2800 │ │ │ │ │ + tsteq r0, r8, asr #13 │ │ │ │ │ + andle r7, ip, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011056d0 │ │ │ │ │ + tsteq r0, r0, asr #13 │ │ │ │ │ @ instruction: 0x011056b8 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ - tsteq r0, r8, asr #13 │ │ │ │ │ - andle r7, ip, r0, lsl #8 │ │ │ │ │ - @ instruction: 0x011056f0 │ │ │ │ │ - andle r0, r0, r9, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011056d8 │ │ │ │ │ + @ instruction: 0x011056d0 │ │ │ │ │ + andle r0, r0, r9, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011056f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011056f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ │ @@ -2403422,15 +2403194,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r1, sp, r0, lsr #11 │ │ │ │ │ @ instruction: 0x011a2eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r8, r0, r0, ror fp │ │ │ │ │ + smulleq r8, r0, r8, fp │ │ │ │ │ @ instruction: 0x011057b8 │ │ │ │ │ tsteq r0, r0, lsr #15 │ │ │ │ │ adceq r5, sp, r0, lsl #13 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2403442,75 +2403214,75 @@ │ │ │ │ │ tsteq r0, r0, ror #15 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ tsteq r0, r8, asr #15 │ │ │ │ │ cmpeq r4, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #16 │ │ │ │ │ + tsteq r0, r0, asr r8 │ │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ - tsteq r0, r8, ror #16 │ │ │ │ │ - eoreq r1, r2, #208, 26 @ 0x3400 │ │ │ │ │ + tsteq r0, r8, asr #16 │ │ │ │ │ + eoreq r1, r2, #232, 26 @ 0x3a00 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #27 │ │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq sl, [r1], r0 │ │ │ │ │ @ instruction: 0x011057f8 │ │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ │ cmpeq r4, r8, lsl r9 │ │ │ │ │ tsteq r0, r0, asr #16 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011057d8 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr r8 │ │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ │ + andle r7, ip, sl, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011058b0 │ │ │ │ │ tsteq r0, r8, lsr #17 │ │ │ │ │ - tsteq r0, r0, ror r8 │ │ │ │ │ - andle r7, ip, sl, lsr #11 │ │ │ │ │ - tsteq r0, r0, ror #17 │ │ │ │ │ strhle r0, [r0], -r3 │ │ │ │ │ tsteq r0, r0, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, lr, r8, lsl #3 │ │ │ │ │ + strhteq r5, [lr], r8 │ │ │ │ │ tsteq r4, r0, lsr #21 │ │ │ │ │ @ instruction: 0x01105890 │ │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ │ tsteq r0, r0, lsr #17 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011058b0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011058d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01129d90 │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011058d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ │ @@ -2403528,53 +2403300,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r9 │ │ │ │ │ - @ instruction: 0x01105998 │ │ │ │ │ - eoreq r1, r2, #24, 28 @ 0x180 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r9 │ │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ │ + eoreq r1, r2, #48, 28 @ 0x300 │ │ │ │ │ + tsteq r0, r0, lsr #19 │ │ │ │ │ + andle fp, ip, sl, asr #11 │ │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ │ tsteq r0, r0, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011574b0 │ │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01105998 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011059b8 │ │ │ │ │ @ instruction: 0x011059b0 │ │ │ │ │ - tsteq r0, r0, lsr #19 │ │ │ │ │ - andle fp, ip, sl, asr #11 │ │ │ │ │ - tsteq r0, r0, ror #19 │ │ │ │ │ andle r0, r0, ip, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011059b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011059d0 │ │ │ │ │ tsteq r0, r8, asr #19 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, ror #18 │ │ │ │ │ andle r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011059d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011059f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ │ tsteq r0, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2403600,37 +2403372,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r1, [r6], r8 │ │ │ │ │ @ instruction: 0x0114cb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror sl │ │ │ │ │ - tsteq r0, r8, lsr #21 │ │ │ │ │ - eoreq r1, r2, #96, 28 @ 0x600 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #21 │ │ │ │ │ + tsteq r0, r8, ror sl │ │ │ │ │ + eoreq r1, r2, #120, 28 @ 0x780 │ │ │ │ │ + @ instruction: 0x01105ab8 │ │ │ │ │ + ldrdle lr, [r6], -r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ │ @ instruction: 0x01105a98 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x011a22d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #21 │ │ │ │ │ - @ instruction: 0x01105ab8 │ │ │ │ │ - ldrdle lr, [r6], -r6 │ │ │ │ │ + tsteq r0, r8, lsr #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #21 │ │ │ │ │ adcseq r2, sl, r0, ror sl │ │ │ │ │ @ instruction: 0x011a2fd0 │ │ │ │ │ - @ instruction: 0x01105b98 │ │ │ │ │ + tsteq r0, r0, asr #21 │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105b90 │ │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq fp, r5, r0, ror #5 │ │ │ │ │ @@ -2403670,26 +2403442,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr #22 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ │ tsteq r0, r0, lsl #23 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ │ - sbceq r8, r0, r0, ror fp │ │ │ │ │ + smulleq r8, r0, r8, fp │ │ │ │ │ tsteq r0, r0, ror fp │ │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01105b98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105bf8 │ │ │ │ │ @ instruction: 0x01105bb0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r2, r1, r0, ror #22 │ │ │ │ │ + adcseq r2, r1, r8, lsl #23 │ │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ │ tsteq r0, r0, asr #23 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ │ @ instruction: 0x011a22d8 │ │ │ │ │ @ instruction: 0x01105bd0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -2403710,135 +2403482,135 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r8, [r4], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr ip │ │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x01105bb8 │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #24 │ │ │ │ │ + tsteq r0, r0, ror ip │ │ │ │ │ @ instruction: 0x0111c5d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011318f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ - tsteq r0, r0, asr #25 │ │ │ │ │ - eoreq r1, r2, #168, 28 @ 0xa80 │ │ │ │ │ + tsteq r0, r8, ror #24 │ │ │ │ │ + eoreq r1, r2, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r0, r0, asr #24 │ │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror ip │ │ │ │ │ + @ instruction: 0x01105cd0 │ │ │ │ │ + ldrdle lr, [r6], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #25 │ │ │ │ │ tsteq r0, r0, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r8, lsr #6 │ │ │ │ │ @ instruction: 0x0114cbd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r8, lsr #25 │ │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #25 │ │ │ │ │ + tsteq r0, r0, asr #25 │ │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ @ instruction: 0x01105cb8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r6, r0, ror #18 │ │ │ │ │ @ instruction: 0x01105c90 │ │ │ │ │ - @ instruction: 0x01105cd0 │ │ │ │ │ - ldrdle lr, [r6], -r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #25 │ │ │ │ │ @ instruction: 0x01105cd8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ - tsteq r0, r0, lsl #26 │ │ │ │ │ + tsteq r0, r0, ror #25 │ │ │ │ │ andle r0, r0, pc, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #26 │ │ │ │ │ - tsteq r0, r0, ror #26 │ │ │ │ │ - eoreq r1, r2, #240, 28 @ 0xf00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ │ + tsteq r0, r0, asr #26 │ │ │ │ │ + eoreq r1, r2, #8, 30 │ │ │ │ │ + tsteq r0, r8, ror #26 │ │ │ │ │ + andle lr, r7, r5, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01105d98 │ │ │ │ │ @ instruction: 0x01105d90 │ │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ │ - andle lr, r7, r5, ror #13 │ │ │ │ │ - tsteq r0, r0, asr #27 │ │ │ │ │ andle r0, r0, r2, asr r4 │ │ │ │ │ tsteq r0, r8, ror sp │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ tsteq r0, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01105d98 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105db0 │ │ │ │ │ tsteq r0, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r1, r8, ror #16 │ │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #28 │ │ │ │ │ - tsteq r0, r8, asr #28 │ │ │ │ │ - eoreq r1, r2, #56, 30 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #28 │ │ │ │ │ + tsteq r0, r0, lsl #28 │ │ │ │ │ + eoreq r1, r2, #80, 30 @ 0x140 │ │ │ │ │ + tsteq r0, r0, asr lr │ │ │ │ │ + andle r1, r0, r5, lsl sp │ │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2403846,29 +2403618,29 @@ │ │ │ │ │ tsteq r0, r0, lsl lr │ │ │ │ │ tsteq r3, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr lr │ │ │ │ │ - tsteq r0, r0, asr lr │ │ │ │ │ - andle r1, r0, r5, lsl sp │ │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ │ - andle r0, r0, sl, ror r5 │ │ │ │ │ + tsteq r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ │ + tsteq r0, r8, asr lr │ │ │ │ │ + andle r0, r0, sl, ror r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105ed8 │ │ │ │ │ @ instruction: 0x01105e90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r6, r8, lsr r9 │ │ │ │ │ @ instruction: 0x0114cc98 │ │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ │ @@ -2403896,51 +2403668,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #30 │ │ │ │ │ + tsteq r0, r8, lsr pc │ │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01105ef8 │ │ │ │ │ - tsteq r0, r0, asr pc │ │ │ │ │ - eoreq r1, r2, #128, 30 @ 0x200 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr pc │ │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ │ + eoreq r1, r2, #152, 30 @ 0x260 │ │ │ │ │ + tsteq r0, r8, asr pc │ │ │ │ │ + andle sl, r3, lr, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl #31 │ │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ │ - tsteq r0, r8, asr pc │ │ │ │ │ - andle sl, r3, lr, lsl #24 │ │ │ │ │ - @ instruction: 0x01105f98 │ │ │ │ │ andle r0, r0, r0, lsl #10 │ │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adceq r7, sp, r8, lsr #22 │ │ │ │ │ tsteq r4, r0, ror #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01105f98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105fb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #152, 30 @ 0x260 │ │ │ │ │ smlatbeq pc, r0, r4, pc @ │ │ │ │ │ tsteq ip, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2403948,49 +2403720,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105fd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #31 │ │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ │ - eoreq r1, r2, #200, 30 @ 0x320 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105ff0 │ │ │ │ │ + tsteq r0, r8, ror #31 │ │ │ │ │ + eoreq r1, r2, #224, 30 @ 0x380 │ │ │ │ │ + tsteq r0, r0, lsr #32 │ │ │ │ │ + andle r1, fp, lr, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01105ff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8 │ │ │ │ │ addseq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #32 │ │ │ │ │ + tsteq r0, r8, lsl r0 │ │ │ │ │ tsteq r7, r8, lsl #25 │ │ │ │ │ tsteq ip, r8, lsr #1 │ │ │ │ │ - tsteq r0, r0, lsr #32 │ │ │ │ │ - andle r1, fp, lr, asr #5 │ │ │ │ │ - tsteq r0, r0, rrx │ │ │ │ │ - andle r0, r0, r3, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ │ + tsteq r0, r8, lsr #32 │ │ │ │ │ + andle r0, r0, r3, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, rrx │ │ │ │ │ + tsteq r0, r0, rrx │ │ │ │ │ tsteq r0, r0, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, asr #8 │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ adcseq r4, r5, r8, asr #10 │ │ │ │ │ ldrsbeq ip, [ip, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r2, #224, 30 @ 0x380 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #1 │ │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r4, lr, r8, ip │ │ │ │ │ tsteq r4, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2404034,19 +2403806,19 @@ │ │ │ │ │ adceq sl, pc, r0, asr r3 @ │ │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #2 │ │ │ │ │ - @ instruction: 0x011061b0 │ │ │ │ │ - eoreq r2, r2, #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106198 │ │ │ │ │ + tsteq r0, r0, asr #2 │ │ │ │ │ + eoreq r2, r2, #56 @ 0x38 │ │ │ │ │ + @ instruction: 0x011061b8 │ │ │ │ │ + ldrdle r7, [lr], -ip │ │ │ │ │ tsteq r0, r0, asr r1 │ │ │ │ │ addseq pc, fp, r0, lsr pc @ │ │ │ │ │ tsteq r0, r0, lsl #2 │ │ │ │ │ cmpeq r0, r8, ror #24 │ │ │ │ │ tsteq r0, r0, ror #2 │ │ │ │ │ @ instruction: 0x009bf5f8 │ │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ │ @@ -2404064,21 +2403836,21 @@ │ │ │ │ │ tsteq r0, r8, ror r1 │ │ │ │ │ hvceq 4360 @ 0x1108 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #3 │ │ │ │ │ - @ instruction: 0x011061b8 │ │ │ │ │ - ldrdle r7, [lr], -ip │ │ │ │ │ - tsteq r0, r0, lsr #4 │ │ │ │ │ - andle r0, r0, r9, ror r3 │ │ │ │ │ + @ instruction: 0x011061b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011061d0 │ │ │ │ │ + tsteq r0, r0, asr #3 │ │ │ │ │ + andle r0, r0, r9, ror r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r2 │ │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2404092,17 +2403864,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ adcseq sp, r0, r8, lsr #5 │ │ │ │ │ @ instruction: 0x0114cdd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ │ @ instruction: 0x01102e90 │ │ │ │ │ @@ -2404116,19 +2403888,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #5 │ │ │ │ │ - tsteq r0, r0, lsl #6 │ │ │ │ │ - eoreq r2, r2, #104 @ 0x68 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106290 │ │ │ │ │ + tsteq r0, r8, lsl #5 │ │ │ │ │ + eoreq r2, r2, #128 @ 0x80 │ │ │ │ │ + tsteq r0, r8, lsl #6 │ │ │ │ │ + andle r7, lr, sl, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011062d0 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ hvceq 4360 @ 0x1108 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2404140,49 +2403912,49 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #28 │ │ │ │ │ tsteq r0, r0, ror #1 │ │ │ │ │ hvceq 4360 @ 0x1108 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011062d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ │ + tsteq r0, r0, lsl #6 │ │ │ │ │ tsteq r0, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsr #30 │ │ │ │ │ @ instruction: 0x0114ce90 │ │ │ │ │ adceq r0, sp, r0, lsl ip │ │ │ │ │ tsteq ip, r0, ror r1 │ │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ │ hvceq 4360 @ 0x1108 │ │ │ │ │ - tsteq r0, r8, lsl #6 │ │ │ │ │ - andle r7, lr, sl, lsl #25 │ │ │ │ │ - tsteq r0, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #6 │ │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ │ mulle r0, fp, r2 │ │ │ │ │ tsteq r0, r0, lsr r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [r2], #208 @ 0xd0 │ │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ │ @ instruction: 0x011cc198 │ │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ │ tsteq r0, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq r4, r0, r0, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2404191,83 +2403963,83 @@ │ │ │ │ │ @ instruction: 0x011063b0 │ │ │ │ │ tsteq r0, r8, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ - adcseq r0, r0, r8, asr #21 │ │ │ │ │ + umlalseq r0, r0, r8, sl @ │ │ │ │ │ tsteq r4, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011063d0 │ │ │ │ │ tsteq r0, r8, asr #7 │ │ │ │ │ - tsteq r0, r8, ror #7 │ │ │ │ │ - eoreq r2, r2, #176 @ 0xb0 │ │ │ │ │ + eoreq r2, r2, #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011063d0 │ │ │ │ │ + @ instruction: 0x011063f0 │ │ │ │ │ + andle lr, r1, ip, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011063d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011063f8 │ │ │ │ │ - @ instruction: 0x011063f0 │ │ │ │ │ - andle lr, r1, ip, lsl r8 │ │ │ │ │ - tsteq r0, r8, lsr #8 │ │ │ │ │ - andle r0, r0, fp, lsl #1 │ │ │ │ │ + tsteq r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011063f8 │ │ │ │ │ + andle r0, r0, fp, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr r4 │ │ │ │ │ + tsteq r0, r8, lsr #8 │ │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, lsr r4 │ │ │ │ │ @ instruction: 0x0114cef0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #200 @ 0xc8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ │ adceq r1, ip, r0, ror #8 │ │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #9 │ │ │ │ │ tsteq r0, r0, lsl #9 │ │ │ │ │ - @ instruction: 0x011064b0 │ │ │ │ │ - eoreq r2, r2, #248 @ 0xf8 │ │ │ │ │ + eoreq r2, r2, #16, 2 │ │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #9 │ │ │ │ │ + @ instruction: 0x011064b8 │ │ │ │ │ + andle sp, sp, ip, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #11 │ │ │ │ │ + @ instruction: 0x011064b0 │ │ │ │ │ tsteq r0, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r0, [r0], r8 │ │ │ │ │ + adcseq r0, r0, r8, ror r5 │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ - @ instruction: 0x011064b8 │ │ │ │ │ - andle sp, sp, ip, ror #26 │ │ │ │ │ - @ instruction: 0x011065f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01106590 │ │ │ │ │ + tsteq r0, r8, lsl #11 │ │ │ │ │ mulle r0, r9, r1 │ │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r6, r0, lsl sp │ │ │ │ │ @ instruction: 0x011391d0 │ │ │ │ │ @ instruction: 0x011064d8 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ @@ -2404311,16 +2404083,16 @@ │ │ │ │ │ tsteq r0, r8, asr r5 │ │ │ │ │ tsteq r0, r8, ror r5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r0, r0, lsl #11 │ │ │ │ │ sbceq r9, r0, r0, lsr r5 │ │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ │ @ instruction: 0x011064f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01106590 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011065f0 │ │ │ │ │ tsteq r0, r8, lsr #11 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2404338,17 +2404110,17 @@ │ │ │ │ │ tsteq r0, r0, asr #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011065d0 │ │ │ │ │ strdeq sp, [r2], #208 @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011065f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #16, 2 │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2404380,119 +2404152,119 @@ │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ @ instruction: 0x01106690 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011066d0 │ │ │ │ │ @ instruction: 0x011066b8 │ │ │ │ │ - @ instruction: 0x011066f8 │ │ │ │ │ - eoreq r2, r2, #64, 2 │ │ │ │ │ + eoreq r2, r2, #88, 2 │ │ │ │ │ @ instruction: 0x011066b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r2, r0, lsr #4 │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011066d0 │ │ │ │ │ + tsteq r0, r0, lsl #14 │ │ │ │ │ + andle r1, sp, fp, lsr #19 │ │ │ │ │ tsteq r0, r8, asr #13 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #13 │ │ │ │ │ tsteq r0, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, pc, r0, ror #17 │ │ │ │ │ @ instruction: 0x0114cf98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011066f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #14 │ │ │ │ │ - tsteq r0, r0, lsl #14 │ │ │ │ │ - andle r1, sp, fp, lsr #19 │ │ │ │ │ - tsteq r0, r8, lsr r7 │ │ │ │ │ - ldrdle r0, [r0], -r6 │ │ │ │ │ + @ instruction: 0x011066f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ │ + tsteq r0, r8, lsl #14 │ │ │ │ │ + ldrdle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #14 │ │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r0, asr #7 │ │ │ │ │ + umlalseq r5, r0, r0, r3 │ │ │ │ │ tsteq r4, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106798 │ │ │ │ │ @ instruction: 0x01106790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #15 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, ror r4 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ adcseq r1, r6, r8, ror pc │ │ │ │ │ tsteq r4, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #15 │ │ │ │ │ - @ instruction: 0x011067d8 │ │ │ │ │ - eoreq r2, r2, #136, 2 @ 0x22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011067b0 │ │ │ │ │ + tsteq r0, r8, lsr #15 │ │ │ │ │ + eoreq r2, r2, #160, 2 @ 0x28 │ │ │ │ │ + @ instruction: 0x011067f0 │ │ │ │ │ + ldrdle fp, [sp], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ adceq sp, sp, r8, lsl #5 │ │ │ │ │ cmpeq r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011067d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011067f8 │ │ │ │ │ - @ instruction: 0x011067f0 │ │ │ │ │ - ldrdle fp, [sp], -sp │ │ │ │ │ + @ instruction: 0x011067d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl #16 │ │ │ │ │ tsteq r0, r8, ror #15 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ @ instruction: 0x011064d0 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ - tsteq r0, r8, lsr r8 │ │ │ │ │ + @ instruction: 0x011067f8 │ │ │ │ │ mulle r0, r4, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #16 │ │ │ │ │ + tsteq r0, r8, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r1, r0, lsr #4 │ │ │ │ │ ldrheq pc, [r4, -r0] @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, asr #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #160, 2 @ 0x28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ │ @@ -2404506,29 +2404278,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011068b8 │ │ │ │ │ @ instruction: 0x011068b0 │ │ │ │ │ - tsteq r0, r8, lsl r9 │ │ │ │ │ - eoreq r2, r2, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r2, r2, #232, 2 @ 0x3a │ │ │ │ │ tsteq r0, r8, lsr #17 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, lsr #11 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011068b8 │ │ │ │ │ + tsteq r0, r0, lsr #18 │ │ │ │ │ + andle r9, sp, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ │ + tsteq r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x011068d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror #17 │ │ │ │ │ tsteq r4, r0, ror #1 @ │ │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ │ ldrsheq pc, [r6, #-8] @ │ │ │ │ │ @ instruction: 0x011068f0 │ │ │ │ │ @@ -2404539,28 +2404311,28 @@ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, lsl #12 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - tsteq r0, r0, lsr #18 │ │ │ │ │ - andle r9, sp, r0, ror r2 │ │ │ │ │ - tsteq r0, r8, asr #18 │ │ │ │ │ - andle r0, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r9 │ │ │ │ │ + tsteq r0, r8, lsr #18 │ │ │ │ │ + andle r0, r0, r1, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r9 │ │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ │ @@ -2404571,70 +2404343,70 @@ │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #19 │ │ │ │ │ @ instruction: 0x01106998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, lsl r6 @ │ │ │ │ │ + adceq ip, pc, r8, ror #11 │ │ │ │ │ tsteq r4, r0, lsl r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011069b0 │ │ │ │ │ - tsteq r0, r0, ror #19 │ │ │ │ │ - eoreq r2, r2, #24, 4 @ 0x80000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011069b8 │ │ │ │ │ + @ instruction: 0x011069b0 │ │ │ │ │ + eoreq r2, r2, #48, 4 │ │ │ │ │ + tsteq r0, r8, ror #19 │ │ │ │ │ + andle sl, ip, r6, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011069d0 │ │ │ │ │ tsteq r0, r8, asr #19 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, asr #13 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011069d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl sl │ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ │ - tsteq r0, r8, ror #19 │ │ │ │ │ - andle sl, ip, r6, asr r9 │ │ │ │ │ - tsteq r0, r0, ror sl │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ @ instruction: 0x011069f8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq lr, r5, r0, ror #18 │ │ │ │ │ + umlalseq lr, r5, r0, r9 │ │ │ │ │ @ instruction: 0x011069f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror sl │ │ │ │ │ + tsteq r0, r0, ror sl │ │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #2 @ │ │ │ │ │ tsteq r0, r0, ror #17 │ │ │ │ │ rscseq pc, sl, r0, ror #29 │ │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #2 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #48, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106ab0 │ │ │ │ │ tsteq r0, r8, lsl #21 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ @ instruction: 0x01106a98 │ │ │ │ │ @@ -2404650,55 +2404422,55 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01106af8 │ │ │ │ │ @ instruction: 0x01106af0 │ │ │ │ │ - tsteq r0, r0, lsl fp │ │ │ │ │ - eoreq r2, r2, #96, 4 │ │ │ │ │ + eoreq r2, r2, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, lsl #15 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01106af8 │ │ │ │ │ + tsteq r0, r8, lsl fp │ │ │ │ │ + andle r2, sp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr fp │ │ │ │ │ tsteq r0, r0, lsr fp │ │ │ │ │ - tsteq r0, r8, lsl fp │ │ │ │ │ - andle r2, sp, r0, lsl sl │ │ │ │ │ - tsteq r0, r0, ror fp │ │ │ │ │ mulle r0, r5, r1 │ │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, lr, r0, asr #12 │ │ │ │ │ tsteq r4, r0, lsr #3 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #22 │ │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, ror #15 │ │ │ │ │ andle r0, r0, pc, asr r0 │ │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, lsr r9 │ │ │ │ │ tsteq r4, r0, ror #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2404710,47 +2404482,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, asr r0 │ │ │ │ │ @ instruction: 0x01106bb8 │ │ │ │ │ tsteq r1, r8, asr #1 │ │ │ │ │ smlaltbeq r1, r1, r8, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01106bd0 │ │ │ │ │ - tsteq r0, r0, lsl ip │ │ │ │ │ - eoreq r2, r2, #168, 4 @ 0x8000000a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106bd8 │ │ │ │ │ + @ instruction: 0x01106bd0 │ │ │ │ │ + eoreq r2, r2, #192, 4 │ │ │ │ │ + tsteq r0, r8, lsl ip │ │ │ │ │ + andle r0, lr, r3, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106bf0 │ │ │ │ │ tsteq r0, r8, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, asr r0 │ │ │ │ │ @ instruction: 0x0114f290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #24 │ │ │ │ │ + tsteq r0, r0, lsl ip │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, asr #16 │ │ │ │ │ andle r0, r0, pc, asr r0 │ │ │ │ │ - tsteq r0, r8, lsl ip │ │ │ │ │ - andle r0, lr, r3, lsr #1 │ │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ │ - andle r0, r0, pc, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ │ + tsteq r0, r0, lsr #24 │ │ │ │ │ + andle r0, r0, pc, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #25 │ │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ │ @@ -2404762,41 +2404534,41 @@ │ │ │ │ │ adcseq lr, r5, r0, lsr r6 │ │ │ │ │ tsteq r4, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #25 │ │ │ │ │ + @ instruction: 0x01106cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - tsteq r0, r8, ror #25 │ │ │ │ │ - eoreq r2, r2, #240, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01106cb0 │ │ │ │ │ + tsteq r0, r8, lsr #25 │ │ │ │ │ + eoreq r2, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + @ instruction: 0x01106cf0 │ │ │ │ │ + andle r6, fp, r4, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106cd8 │ │ │ │ │ @ instruction: 0x01106cd0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ │ andle r0, r0, pc, asr r0 │ │ │ │ │ adcseq r9, r5, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01106c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01106cf8 │ │ │ │ │ - @ instruction: 0x01106cf0 │ │ │ │ │ - andle r6, fp, r4, ror #12 │ │ │ │ │ - @ instruction: 0x01106db8 │ │ │ │ │ - strdle r0, [r0], -sp │ │ │ │ │ + tsteq r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ │ + @ instruction: 0x01106cf8 │ │ │ │ │ + strdle r0, [r0], -sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #32, 6 @ 0x80000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106d98 │ │ │ │ │ tsteq r0, r8, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsl pc │ │ │ │ │ @@ -2404830,21 +2404602,21 @@ │ │ │ │ │ tsteq r0, r0, asr #19 │ │ │ │ │ andle r0, r0, sp, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r5, r4, r8, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #27 │ │ │ │ │ + @ instruction: 0x01106db8 │ │ │ │ │ @ instruction: 0x01106db0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ tsteq r4, r8, ror r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2404856,51 +2404628,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl lr │ │ │ │ │ - tsteq r0, r8, ror #28 │ │ │ │ │ - eoreq r2, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ │ + tsteq r0, r8, lsl lr │ │ │ │ │ + eoreq r2, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + tsteq r0, r0, ror lr │ │ │ │ │ + andle lr, ip, r4, asr #2 │ │ │ │ │ tsteq r0, r8, lsr #28 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq ip, r5, r0, lsr sl │ │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ │ + tsteq r0, r8, ror #28 │ │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, ror #11 @ │ │ │ │ │ tsteq r4, r0, lsl #19 @ │ │ │ │ │ - tsteq r0, r0, ror lr │ │ │ │ │ - andle lr, ip, r4, asr #2 │ │ │ │ │ - @ instruction: 0x01106e98 │ │ │ │ │ - andle r0, r0, fp, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #29 │ │ │ │ │ + tsteq r0, r8, ror lr │ │ │ │ │ + andle r0, r0, fp, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01106e98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106eb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq r0, r8, lsr #29 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, asr #22 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2404908,47 +2404680,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #29 │ │ │ │ │ - tsteq r0, r8, lsl pc │ │ │ │ │ - eoreq r2, r2, #128, 6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106ef0 │ │ │ │ │ + tsteq r0, r8, ror #29 │ │ │ │ │ + eoreq r2, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ │ + ldrdle ip, [ip], -ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, lsl #24 │ │ │ │ │ smlatbeq sp, r8, sl, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #30 │ │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ │ - ldrdle ip, [ip], -ip @ │ │ │ │ │ - tsteq r0, r8, asr pc │ │ │ │ │ - andle r0, r0, r5, lsl r3 │ │ │ │ │ + tsteq r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr pc │ │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ │ + andle r0, r0, r5, lsl r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ │ @ instruction: 0x0114f9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, ror #24 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2404958,19 +2404730,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01106fb0 │ │ │ │ │ - tsteq r0, r8 │ │ │ │ │ - eoreq r2, r2, #200, 6 @ 0x20000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106fb8 │ │ │ │ │ + @ instruction: 0x01106fb0 │ │ │ │ │ + eoreq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + tsteq r0, r0, lsl r0 │ │ │ │ │ + andle r0, sp, sl, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #31 │ │ │ │ │ tsteq r0, r8, asr #31 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, asr #25 │ │ │ │ │ smlatbeq sp, r8, sl, sp │ │ │ │ │ @ instruction: 0x01106fd8 │ │ │ │ │ @@ -2404980,15 +2404752,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01106ff8 │ │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ │ + tsteq r0, r8 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ @@ -2405068,15 +2404840,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r7, [r2], #32 │ │ │ │ │ + sbceq r7, r2, r8, lsl #5 │ │ │ │ │ teqeq r3, r5, ror #9 @ │ │ │ │ │ @ instruction: 0x011042d8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x011071b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2405270,21 +2405042,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, asr #22 │ │ │ │ │ @ instruction: 0x0128be4d │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, asr r5 │ │ │ │ │ + sbceq r5, r2, r0, lsl #11 │ │ │ │ │ smlawbeq r9, r1, r7, r0 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, lsl #15 │ │ │ │ │ + adcseq sl, ip, r0, ror #14 │ │ │ │ │ smlawbeq r9, r5, lr, sl │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r8, lsl #25 │ │ │ │ │ smlawteq r9, r9, r2, fp │ │ │ │ │ @@ -2405306,27 +2405078,27 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r0, r0, ror #9 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addseq r0, r3, r0, ror #15 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ + adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ @ instruction: 0x0129b70d │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, ror #23 │ │ │ │ │ + adcseq sp, pc, r0, asr #23 │ │ │ │ │ @ instruction: 0x0129ce21 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r3, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq r3, r2, r0, lsl #6 │ │ │ │ │ smlawbeq r9, sp, r2, r9 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r0, lsr #12 │ │ │ │ │ @ instruction: 0x0129bf4d │ │ │ │ │ @@ -2405342,45 +2405114,45 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r0, asr #28 │ │ │ │ │ @ instruction: 0x0129a855 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, ror fp @ │ │ │ │ │ + adcseq ip, pc, r0, asr #23 │ │ │ │ │ @ instruction: 0x0129c4a9 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, asr #3 │ │ │ │ │ + umlalseq r9, pc, r8, r1 @ │ │ │ │ │ smlawbeq r8, r9, ip, r4 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, ror #8 │ │ │ │ │ + umlalseq r9, sl, r0, r4 │ │ │ │ │ @ instruction: 0x01299aa9 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r8, lsl r4 │ │ │ │ │ + sbceq r1, r0, r0, asr #8 │ │ │ │ │ smlawbeq r9, r9, r4, sl │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r2, r0, lsl r2 │ │ │ │ │ smlawbeq r8, r5, ip, fp │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r8, asr #12 │ │ │ │ │ + sbceq r1, r2, r0, ror r6 │ │ │ │ │ @ instruction: 0x0128bb49 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, pc, r0, ror r1 @ │ │ │ │ │ @ instruction: 0x0128b99d │ │ │ │ │ @@ -2405456,15 +2405228,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x0110b7f8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrdeq r4, [r5], #80 @ 0x50 @ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, lsr #22 │ │ │ │ │ + ldrshteq r9, [pc], r8 │ │ │ │ │ @ instruction: 0x01290375 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r1, r0, lsl #21 │ │ │ │ │ @ instruction: 0x01290125 │ │ │ │ │ @@ -2405480,15 +2405252,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r1, r0, asr #23 │ │ │ │ │ msreq R8_fiq, sp │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, lsr #26 │ │ │ │ │ + sbceq sp, r2, r0, asr sp │ │ │ │ │ @ instruction: 0x0128d449 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0128b30d │ │ │ │ │ @@ -2405737,15 +2405509,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x012fb460 │ │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r8, lsr #6 │ │ │ │ │ + sbceq r6, r2, r0, asr r3 │ │ │ │ │ @ instruction: 0x0128a66d │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r8, asr r0 │ │ │ │ │ msreq CPSR_f, sp, lsr #9 │ │ │ │ │ @@ -2405785,15 +2405557,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, r9, r8, lsr #11 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, asr #17 │ │ │ │ │ + strdeq lr, [r1], #128 @ 0x80 │ │ │ │ │ strdeq r3, [r8, -sp]! │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, ror #19 │ │ │ │ │ @ instruction: 0x0127db9d │ │ │ │ │ @@ -2405869,15 +2405641,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x012fb510 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq r8, [pc], r8 │ │ │ │ │ + adcseq r8, pc, r0, ror #19 │ │ │ │ │ @ instruction: 0x0128421d │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2405899,15 +2405671,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0128a4b9 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r8, ror #18 │ │ │ │ │ + smulleq fp, r2, r0, r9 │ │ │ │ │ strdeq sp, [r7, -sp]! @ │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, asr #27 │ │ │ │ │ @ instruction: 0x0128cf4d │ │ │ │ │ @@ -2405941,21 +2405713,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r8, [r2], #208 @ 0xd0 │ │ │ │ │ @ instruction: 0x0129ba19 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, lsl #6 │ │ │ │ │ + sbceq r1, r2, r8, lsr #6 │ │ │ │ │ @ instruction: 0x01291341 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, asr #3 │ │ │ │ │ + smulleq r5, r2, r8, r1 │ │ │ │ │ @ instruction: 0x01299375 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r9, [r2], #48 @ 0x30 │ │ │ │ │ smlawteq r8, r9, r2, sl │ │ │ │ │ @@ -2405989,34 +2405761,34 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x012fb630 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ ... │ │ │ │ │ - adcseq r8, r9, r0, lsl #23 │ │ │ │ │ + adcseq r0, r9, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ │ - andle r0, sp, sl, asr r9 │ │ │ │ │ - tsteq r0, r8, asr #32 │ │ │ │ │ - @ instruction: 0xd00002b3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ + tsteq r0, r8, lsl r0 │ │ │ │ │ + @ instruction: 0xd00002b3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ │ @ instruction: 0x011a22d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2406030,30 +2405802,30 @@ │ │ │ │ │ @ instruction: 0x01108090 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq r0, r0, lsl #27 │ │ │ │ │ @ instruction: 0x011a22d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r8, [r0, -r0] │ │ │ │ │ - ldrsbeq r8, [r0, -r8] │ │ │ │ │ - eoreq r2, r2, #16, 8 @ 0x10000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r0, -r8] │ │ │ │ │ + ldrheq r8, [r0, -r0] │ │ │ │ │ + eoreq r2, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq r0, r0, ror #1 │ │ │ │ │ + andle sl, sp, sl, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01108190 │ │ │ │ │ + ldrsbeq r8, [r0, -r8] │ │ │ │ │ adcseq r1, ip, r8, lsl sp │ │ │ │ │ @ instruction: 0x010f29b8 │ │ │ │ │ - tsteq r0, r0, ror #1 │ │ │ │ │ - andle sl, sp, sl, ror #28 │ │ │ │ │ - @ instruction: 0x011081d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01108198 │ │ │ │ │ + @ instruction: 0x01108190 │ │ │ │ │ andle r0, r0, r3, ror #6 │ │ │ │ │ andle r0, r0, r0, lsl #2 │ │ │ │ │ @ instruction: 0x011cc198 │ │ │ │ │ tsteq r0, r0, lsl #2 │ │ │ │ │ tsteq r0, r8, ror #1 │ │ │ │ │ andle r0, r0, r0, lsl #1 │ │ │ │ │ tsteq ip, r0, ror r1 │ │ │ │ │ @@ -2406089,32 +2405861,32 @@ │ │ │ │ │ tsteq ip, r8, lsr #1 │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ tsteq r0, r0, ror r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq ip, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01108198 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011081b0 │ │ │ │ │ tsteq r0, r8, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r4, sl, r8, ip │ │ │ │ │ tsteq r4, r8, ror #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011081b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011081d8 │ │ │ │ │ + @ instruction: 0x011081d0 │ │ │ │ │ tsteq r0, r8, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsl #7 │ │ │ │ │ tsteq r4, r0, lsr fp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011081d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011081f8 │ │ │ │ │ @ instruction: 0x011081f0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2406122,47 +2405894,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr r2 │ │ │ │ │ + tsteq r0, r8, lsr r2 │ │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ │ - eoreq r2, r2, #88, 8 @ 0x58000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr r2 │ │ │ │ │ + tsteq r0, r0, lsr r2 │ │ │ │ │ + eoreq r2, r2, #112, 8 @ 0x70000000 │ │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ │ + andle lr, sp, r2, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r2 │ │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r2, [r0], r8 │ │ │ │ │ + adcseq r2, r0, r8, ror r3 │ │ │ │ │ tsteq r4, r0, ror #22 @ │ │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ │ - andle lr, sp, r2, lsr #31 │ │ │ │ │ - @ instruction: 0x01108290 │ │ │ │ │ - andle r0, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ │ + andle r0, r0, r8, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01108290 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108298 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011082b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2406174,39 +2405946,39 @@ │ │ │ │ │ @ instruction: 0x011082d0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011082d8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011082f0 │ │ │ │ │ - tsteq r0, r0, lsr r3 │ │ │ │ │ - eoreq r2, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r3 │ │ │ │ │ + @ instruction: 0x011082f0 │ │ │ │ │ + eoreq r2, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq r0, r8, lsr r3 │ │ │ │ │ + andle r9, sp, r8, lsl sl │ │ │ │ │ tsteq r0, r0, lsl #6 │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ tsteq r0, r8, lsl #6 │ │ │ │ │ rscseq r9, sl, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r2, [r4, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ │ - tsteq r0, r8, lsr r3 │ │ │ │ │ - andle r9, sp, r8, lsl sl │ │ │ │ │ - @ instruction: 0x01108390 │ │ │ │ │ - mulle r0, fp, r1 │ │ │ │ │ + tsteq r0, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ │ + mulle r0, fp, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ │ @@ -2406216,33 +2405988,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ tsteq lr, r0, lsr #1 │ │ │ │ │ tsteq r4, r0, asr #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01108390 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108398 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011083b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011083b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011083d0 │ │ │ │ │ - tsteq r0, r8, asr #13 │ │ │ │ │ - eoreq r2, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011083d8 │ │ │ │ │ + @ instruction: 0x011083d0 │ │ │ │ │ + eoreq r2, r2, #0, 10 │ │ │ │ │ + @ instruction: 0x011086d0 │ │ │ │ │ + andle r1, lr, r1, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011083f0 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ @ instruction: 0x011083f8 │ │ │ │ │ @@ -2406281,15 +2406053,15 @@ │ │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ │ tsteq r0, r8, lsr #9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ @ instruction: 0x01108498 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ - adcseq r0, r5, r0, lsl #20 │ │ │ │ │ + ldrshteq r0, [r5], r0 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ tsteq r0, r0, lsr #9 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ @ instruction: 0x011084b0 │ │ │ │ │ sbceq r5, r0, r8, ror r3 │ │ │ │ │ @@ -2406362,15 +2406134,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ │ tsteq r0, r0, ror #11 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011085d8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011085b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r2 │ │ │ │ │ @ instruction: 0x011085f0 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011085f8 │ │ │ │ │ @@ -2406418,51 +2406190,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r0, r8, lsr #13 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r0, asr #12 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #13 │ │ │ │ │ + tsteq r0, r8, asr #13 │ │ │ │ │ tsteq r0, r0, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01112790 │ │ │ │ │ tsteq r4, r8, lsr ip @ │ │ │ │ │ - @ instruction: 0x011086d0 │ │ │ │ │ - andle r1, lr, r1, asr #6 │ │ │ │ │ - tsteq r0, r0, asr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011086f8 │ │ │ │ │ + tsteq r0, r8, ror #13 │ │ │ │ │ andle r0, r0, lr, lsr r3 │ │ │ │ │ tsteq r0, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r0, asr #29 │ │ │ │ │ tsteq r4, r8, ror #24 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011086f8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #24, 10 @ 0x6000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r2, sl, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011086f0 │ │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r5, r8, r0, lsl #31 │ │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114fcf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #0, 10 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ tsteq r0, r0, ror r7 │ │ │ │ │ @@ -2406514,35 +2406286,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr r8 │ │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ │ - tsteq r0, r0, lsl #17 │ │ │ │ │ - eoreq r2, r2, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r2, r2, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r7, r8, r8, asr #2 │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r8 │ │ │ │ │ + @ instruction: 0x011088d8 │ │ │ │ │ + ldrdle r8, [sp], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011088f0 │ │ │ │ │ - @ instruction: 0x011088d8 │ │ │ │ │ - ldrdle r8, [sp], -r7 │ │ │ │ │ + tsteq r0, r0, lsl #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011088f8 │ │ │ │ │ tsteq r0, r8, asr ip │ │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ @ instruction: 0x011088b0 │ │ │ │ │ @@ -2406555,30 +2406327,30 @@ │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011088b8 │ │ │ │ │ - tsteq r0, r0, lsl r9 │ │ │ │ │ + @ instruction: 0x011088f0 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ │ tsteq r3, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011088f8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108a90 │ │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, pc, r8, asr #18 │ │ │ │ │ tsteq r4, r0, asr #26 @ │ │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ │ @@ -2406689,62 +2406461,62 @@ │ │ │ │ │ @ instruction: 0x01108af8 │ │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r2, pc, r0, fp @ │ │ │ │ │ tsteq r4, r0, lsr #27 @ │ │ │ │ │ @ instruction: 0x01108af0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r0, r6, r0, lsr #12 │ │ │ │ │ + adcseq r0, r6, r0, asr r6 │ │ │ │ │ tsteq r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #22 │ │ │ │ │ tsteq r0, r8, lsl fp │ │ │ │ │ - tsteq r0, r0, asr #22 │ │ │ │ │ - eoreq r2, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r2, r2, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r2, r8, ror r7 │ │ │ │ │ @ instruction: 0x0114fdd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ │ + tsteq r0, r8, asr #22 │ │ │ │ │ + andle r3, sp, lr, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr fp │ │ │ │ │ + tsteq r0, r0, asr #22 │ │ │ │ │ adcseq fp, r6, r8, lsr #24 │ │ │ │ │ tsteq ip, r8, ror #3 │ │ │ │ │ - tsteq r0, r8, asr #22 │ │ │ │ │ - andle r3, sp, lr, ror #20 │ │ │ │ │ - tsteq r0, r8, lsr #23 │ │ │ │ │ - andle r0, r0, ip, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ │ + tsteq r0, r0, asr fp │ │ │ │ │ + andle r0, r0, ip, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01108bb8 │ │ │ │ │ + tsteq r0, r8, lsr #23 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ - adceq sl, sp, r0, ror #27 │ │ │ │ │ + strdeq sl, [sp], r0 @ │ │ │ │ │ tsteq ip, r8, lsl #5 │ │ │ │ │ tsteq r0, r0, lsr #23 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r8, r8, r0, asr #8 │ │ │ │ │ tsteq r0, r8, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01108bb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ @ instruction: 0x01108bf0 │ │ │ │ │ @@ -2406767,15 +2406539,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, r4, r8, lsr sp │ │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r8, [r6], r8 │ │ │ │ │ tsteq r4, r8, ror #27 @ │ │ │ │ │ - ldrhteq r1, [r2], r8 │ │ │ │ │ + umlalseq r1, r2, r8, r5 │ │ │ │ │ tsteq ip, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ │ adcseq r3, sp, r8, lsl r9 │ │ │ │ │ @ instruction: 0x011cc698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #24 │ │ │ │ │ @@ -2406804,55 +2406576,55 @@ │ │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ │ @ instruction: 0x01542990 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #25 │ │ │ │ │ @ instruction: 0x01108cd8 │ │ │ │ │ - @ instruction: 0x01108cf8 │ │ │ │ │ - eoreq r2, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r2, r2, #216, 10 @ 0x36000000 │ │ │ │ │ @ instruction: 0x01108590 │ │ │ │ │ @ instruction: 0x011395f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #25 │ │ │ │ │ + tsteq r0, r0, lsl sp │ │ │ │ │ + andle pc, ip, r6, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #26 │ │ │ │ │ - tsteq r0, r0, lsl sp │ │ │ │ │ - andle pc, ip, r6, ror r5 @ │ │ │ │ │ + @ instruction: 0x01108cf8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr sp │ │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ │ tsteq r0, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ │ - tsteq r0, r8, asr sp │ │ │ │ │ + tsteq r0, r8, lsr #26 │ │ │ │ │ andle r0, r0, r3, asr #7 │ │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #28 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r0, ror r5 │ │ │ │ │ tsteq r4, r0, lsl #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2406860,39 +2406632,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108d98 │ │ │ │ │ @ instruction: 0x01108d90 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r8, r8, r0, asr #20 │ │ │ │ │ tsteq r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #27 │ │ │ │ │ - tsteq r0, r8, ror #27 │ │ │ │ │ - eoreq r2, r2, #8, 12 @ 0x800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #27 │ │ │ │ │ + tsteq r0, r8, lsr #27 │ │ │ │ │ + eoreq r2, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + @ instruction: 0x01108df0 │ │ │ │ │ + andle r2, lr, r1, lsr #23 │ │ │ │ │ @ instruction: 0x01108db8 │ │ │ │ │ rscseq r5, fp, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01108df8 │ │ │ │ │ + tsteq r0, r8, ror #27 │ │ │ │ │ tsteq r0, r0, ror #27 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, ip, r0, ror #11 │ │ │ │ │ @ instruction: 0x01108db0 │ │ │ │ │ - @ instruction: 0x01108df0 │ │ │ │ │ - andle r2, lr, r1, lsr #23 │ │ │ │ │ - tsteq r0, r8, ror #28 │ │ │ │ │ - andle r0, r0, r6, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ │ + @ instruction: 0x01108df8 │ │ │ │ │ + andle r0, r0, r6, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ tsteq r0, r0, lsr #28 │ │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ @@ -2406906,21 +2406678,21 @@ │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror lr │ │ │ │ │ + tsteq r0, r8, ror #28 │ │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2406928,45 +2406700,45 @@ │ │ │ │ │ @ instruction: 0x01108e98 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r8, r8, r8, ror #10 │ │ │ │ │ tsteq r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01108eb8 │ │ │ │ │ - tsteq r0, r8, ror #29 │ │ │ │ │ - eoreq r2, r2, #80, 12 @ 0x5000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #29 │ │ │ │ │ + @ instruction: 0x01108eb8 │ │ │ │ │ + eoreq r2, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + @ instruction: 0x01108ef0 │ │ │ │ │ + @ instruction: 0xd00cbebb │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01108ef8 │ │ │ │ │ + tsteq r0, r8, ror #29 │ │ │ │ │ tsteq r0, r0, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r5, r8, lsr #25 │ │ │ │ │ + adcseq sl, r5, r8, lsr sp │ │ │ │ │ @ instruction: 0x0114ffb0 │ │ │ │ │ - @ instruction: 0x01108ef0 │ │ │ │ │ - @ instruction: 0xd00cbebb │ │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ │ - andle r0, r0, sp, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x01108ef8 │ │ │ │ │ + andle r0, r0, sp, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r0, r0, lsr pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r4, r8, ror #28 │ │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2406978,170 +2406750,170 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r8, asr #14 │ │ │ │ │ tsteq r4, r8, asr #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01108f98 │ │ │ │ │ @ instruction: 0x01108f90 │ │ │ │ │ - tsteq r0, r0, ror #31 │ │ │ │ │ - eoreq r2, r2, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r2, r2, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq r0, r8, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r0, [r6], r0 │ │ │ │ │ tsteq r5, r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01108f98 │ │ │ │ │ + @ instruction: 0x01108ff0 │ │ │ │ │ + andle r8, ip, lr, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108fb0 │ │ │ │ │ tsteq r0, r8, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r8, asr #6 │ │ │ │ │ + adceq r4, lr, r8, lsl r3 │ │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01108fd0 │ │ │ │ │ tsteq r0, r0, asr #31 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq sl, r7, r8, asr #15 │ │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ │ @ instruction: 0x01108fd8 │ │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8 │ │ │ │ │ + tsteq r0, r0, ror #31 │ │ │ │ │ tsteq r0, r8, ror #31 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ - @ instruction: 0x01108ff0 │ │ │ │ │ - andle r8, ip, lr, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl r0 │ │ │ │ │ @ instruction: 0x01108ff8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ - tsteq r0, r8, lsr #32 │ │ │ │ │ + tsteq r0, r8 │ │ │ │ │ andle r0, r0, r1, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ - addeq r8, r1, r0, lsl #23 │ │ │ │ │ + addeq r0, r2, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, rrx │ │ │ │ │ - ldrheq r9, [r0, -r0] │ │ │ │ │ - eoreq r2, r2, #224, 12 @ 0xe000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ │ + tsteq r0, r8, rrx │ │ │ │ │ + eoreq r2, r2, #248, 12 @ 0xf800000 │ │ │ │ │ + ldrheq r9, [r0, -r8] │ │ │ │ │ + andle r5, ip, ip, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109098 │ │ │ │ │ @ instruction: 0x01109090 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrhteq sl, [r7], r8 │ │ │ │ │ tsteq r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r9, [r0, -r0] │ │ │ │ │ + ldrheq r9, [r0, -r0] │ │ │ │ │ tsteq r0, r8, lsr #1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r2, [r5], r8 │ │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ │ - ldrheq r9, [r0, -r8] │ │ │ │ │ - andle r5, ip, ip, lsl #13 │ │ │ │ │ - tsteq r0, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq r9, [r0, -r8] │ │ │ │ │ + ldrsbeq r9, [r0, -r0] │ │ │ │ │ andle r0, r0, r8, asr #6 │ │ │ │ │ tsteq r0, r8, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r0, lsr #23 │ │ │ │ │ tsteq r5, r0, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r9, [r0, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #2 │ │ │ │ │ tsteq r0, r0, lsl #2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ ldrsheq r9, [r0, -r8] │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r9, [r0, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror r1 │ │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ │ - tsteq r0, r8, lsr #3 │ │ │ │ │ - eoreq r2, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r2, r2, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r0, r0, r0, r0 @ │ │ │ │ │ ldrheq r6, [r5, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, asr sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r1 │ │ │ │ │ + @ instruction: 0x011091b0 │ │ │ │ │ + andle r4, sp, r7, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109198 │ │ │ │ │ @ instruction: 0x01109190 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r5, r8, ror #15 │ │ │ │ │ tsteq r0, r0, ror #2 │ │ │ │ │ adcseq r3, r2, r8, lsr r5 │ │ │ │ │ tsteq r5, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011091b8 │ │ │ │ │ - @ instruction: 0x011091b0 │ │ │ │ │ - andle r4, sp, r7, ror #16 │ │ │ │ │ - @ instruction: 0x011091d8 │ │ │ │ │ - andle r0, r0, sl, ror #2 │ │ │ │ │ + tsteq r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #3 │ │ │ │ │ + @ instruction: 0x011091b8 │ │ │ │ │ + andle r0, r0, sl, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011091d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011091d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011091f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #64, 14 @ 0x1000000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ ldrhteq r9, [r6], r8 │ │ │ │ │ tsteq ip, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011091f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #4 │ │ │ │ │ @@ -2407152,111 +2406924,111 @@ │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ ldrsheq r6, [r5, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr r2 │ │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ │ - eoreq r2, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ │ + tsteq r0, r8, lsr r2 │ │ │ │ │ + eoreq r2, r2, #136, 14 @ 0x2200000 │ │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ │ + andle ip, sp, r7, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r2 │ │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ │ - andle ip, sp, r7, lsr #29 │ │ │ │ │ - @ instruction: 0x01109290 │ │ │ │ │ - @ instruction: 0xd00001b8 │ │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ │ + @ instruction: 0xd00001b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01109290 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109298 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011092b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011092b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl r3 │ │ │ │ │ + tsteq r0, r0, lsr #6 │ │ │ │ │ @ instruction: 0x011092d0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - tsteq r0, r8, lsr r3 │ │ │ │ │ - eoreq r2, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + tsteq r0, r8, lsl r3 │ │ │ │ │ + eoreq r2, r2, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq r0, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r6, r8, lsr r7 │ │ │ │ │ tsteq r5, r0, lsl r1 │ │ │ │ │ tsteq r0, r0, lsr r9 │ │ │ │ │ sbceq r7, r3, r8, lsr #26 │ │ │ │ │ tsteq r0, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #6 │ │ │ │ │ tsteq r5, r0, lsl r1 │ │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r5, r4, r0, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #6 │ │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ │ + andle r3, r8, r6, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ │ - andle r3, r8, r6, lsl #9 │ │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ │ - strdle r0, [r0], -r8 │ │ │ │ │ + tsteq r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ │ + tsteq r0, r8, asr #6 │ │ │ │ │ + strdle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #7 │ │ │ │ │ - tsteq r0, r0, lsl r4 │ │ │ │ │ - eoreq r2, r2, #0, 16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #7 │ │ │ │ │ + tsteq r0, r8, lsr #7 │ │ │ │ │ + eoreq r2, r2, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq r0, r8, ror #8 │ │ │ │ │ + mulle sp, r7, r9 │ │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsl #11 │ │ │ │ │ tsteq r0, r0, asr #1 │ │ │ │ │ ldrdeq lr, [r0, #-160] @ 0xffffff60 │ │ │ │ │ @ instruction: 0x011093d0 │ │ │ │ │ @@ -2407268,21 +2407040,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011093b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011093f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011093f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r4 │ │ │ │ │ + tsteq r0, r0, lsl r4 │ │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl #5 │ │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ │ - tsteq r0, r8, ror #8 │ │ │ │ │ - mulle sp, r7, r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror r4 │ │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ │ addseq pc, fp, r0, lsr pc @ │ │ │ │ │ @ instruction: 0x011093d8 │ │ │ │ │ cmpeq r0, r8, ror #24 │ │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ │ @ instruction: 0x009bf5f8 │ │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ │ @@ -2407295,26 +2407067,26 @@ │ │ │ │ │ addseq sp, fp, r0, lsl ip │ │ │ │ │ tsteq r0, r8, lsr r4 │ │ │ │ │ smlaltbeq lr, r0, r8, sl │ │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ │ smlalbteq r1, r1, r8, r0 @ │ │ │ │ │ - @ instruction: 0x01109490 │ │ │ │ │ + tsteq r0, r0, ror r4 │ │ │ │ │ andle r0, r0, r9, asr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01109490 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109498 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011094b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2407324,47 +2407096,47 @@ │ │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, sp, r0, asr #13 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #9 │ │ │ │ │ - tsteq r0, r8, lsl #10 │ │ │ │ │ - eoreq r2, r2, #72, 16 @ 0x480000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011094f0 │ │ │ │ │ + tsteq r0, r8, ror #9 │ │ │ │ │ + eoreq r2, r2, #96, 16 @ 0x600000 │ │ │ │ │ + tsteq r0, r0, lsl r5 │ │ │ │ │ + mulle r8, fp, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011094f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl r5 │ │ │ │ │ - tsteq r0, r0, lsl r5 │ │ │ │ │ - mulle r8, fp, r2 │ │ │ │ │ - tsteq r0, r8, asr r5 │ │ │ │ │ - andle r0, r0, sl, ror #1 │ │ │ │ │ + tsteq r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #10 │ │ │ │ │ + tsteq r0, r8, lsl r5 │ │ │ │ │ + andle r0, r0, sl, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #120, 16 @ 0x780000 │ │ │ │ │ tsteq lr, r8, lsr #32 │ │ │ │ │ smlalbteq r1, r1, r8, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r5 │ │ │ │ │ tsteq r0, r8, asr #10 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ │ smlalbteq r1, r1, r8, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2407372,81 +2407144,81 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109590 │ │ │ │ │ @ instruction: 0x011062f8 │ │ │ │ │ smlalbteq r1, r1, r8, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #11 │ │ │ │ │ @ instruction: 0x011095b8 │ │ │ │ │ - @ instruction: 0x011095d8 │ │ │ │ │ - eoreq r2, r2, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r2, r2, #168, 16 @ 0xa80000 │ │ │ │ │ @ instruction: 0x011095b0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, sp, r0, lsr #12 │ │ │ │ │ tsteq r0, r8, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #11 │ │ │ │ │ + tsteq r0, r0, ror #11 │ │ │ │ │ + andle r6, ip, pc, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011095d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #11 │ │ │ │ │ - tsteq r0, r0, ror #11 │ │ │ │ │ - andle r6, ip, pc, ror #17 │ │ │ │ │ - tsteq r0, r8, lsl #12 │ │ │ │ │ - andle r0, r0, r5, asr r3 │ │ │ │ │ + @ instruction: 0x011095d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011095f0 │ │ │ │ │ + tsteq r0, r8, ror #11 │ │ │ │ │ + andle r0, r0, r5, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011095f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #12 │ │ │ │ │ - tsteq r0, r8, ror #12 │ │ │ │ │ - eoreq r2, r2, #216, 16 @ 0xd80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ │ + eoreq r2, r2, #240, 16 @ 0xf00000 │ │ │ │ │ + tsteq r0, r0, ror r6 │ │ │ │ │ + @ instruction: 0xd00d57b1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #13 │ │ │ │ │ tsteq r0, r0, lsl #13 │ │ │ │ │ - tsteq r0, r0, ror r6 │ │ │ │ │ - @ instruction: 0xd00d57b1 │ │ │ │ │ - tsteq r0, r0, lsr #13 │ │ │ │ │ andle r0, r0, sl, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011096b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011096b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011096d0 │ │ │ │ │ tsteq r0, r8, asr #13 │ │ │ │ │ @@ -2407468,91 +2407240,91 @@ │ │ │ │ │ @ instruction: 0x011092f0 │ │ │ │ │ rscseq ip, sl, r8, lsr r7 │ │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #14 │ │ │ │ │ - tsteq r0, r0, asr r7 │ │ │ │ │ - eoreq r2, r2, #32, 18 @ 0x80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ │ + tsteq r0, r8, lsr #14 │ │ │ │ │ + eoreq r2, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + tsteq r0, r8, asr r7 │ │ │ │ │ + andle pc, r2, r4, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror r7 │ │ │ │ │ tsteq r0, r0, ror r7 │ │ │ │ │ - tsteq r0, r8, asr r7 │ │ │ │ │ - andle pc, r2, r4, lsr #12 │ │ │ │ │ - @ instruction: 0x011097b0 │ │ │ │ │ andle r3, r0, r7, ror #9 │ │ │ │ │ tsteq r0, r8, ror #14 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r6, r8, asr #31 │ │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011097b8 │ │ │ │ │ + @ instruction: 0x011097b0 │ │ │ │ │ @ instruction: 0x01109798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl #9 │ │ │ │ │ tsteq r0, r8, lsr #15 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r2, sp, r8, asr #2 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011097b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011097d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011097d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011097f0 │ │ │ │ │ - tsteq r0, r8, lsl r8 │ │ │ │ │ - eoreq r2, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011097f8 │ │ │ │ │ + @ instruction: 0x011097f0 │ │ │ │ │ + eoreq r2, r2, #128, 18 @ 0x200000 │ │ │ │ │ + tsteq r0, r0, lsr #16 │ │ │ │ │ + strdle r1, [r6], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ │ ldrsbteq r3, [sp], r0 │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #16 │ │ │ │ │ - tsteq r0, r0, lsr #16 │ │ │ │ │ - strdle r1, [r6], -sp │ │ │ │ │ - tsteq r0, r8, asr #16 │ │ │ │ │ - andle r0, r0, r5, ror lr │ │ │ │ │ + tsteq r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ │ + tsteq r0, r8, lsr #16 │ │ │ │ │ + andle r0, r0, r5, ror lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011098b8 │ │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ │ @@ -2407579,22 +2407351,22 @@ │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #17 │ │ │ │ │ @ instruction: 0x011098d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r8, ror r3 │ │ │ │ │ + adceq r4, lr, r8, asr #6 │ │ │ │ │ tsteq r5, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011098f0 │ │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ │ - eoreq r2, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ │ + @ instruction: 0x011098f0 │ │ │ │ │ + eoreq r2, r2, #200, 18 @ 0x320000 │ │ │ │ │ + tsteq r0, r0, asr #18 │ │ │ │ │ + andle sl, r0, pc, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2407602,29 +2407374,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #18 │ │ │ │ │ - tsteq r0, r0, asr #18 │ │ │ │ │ - andle sl, r0, pc, lsl sl │ │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ │ - andle r0, r0, r0, ror #2 │ │ │ │ │ + tsteq r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ │ + tsteq r0, r8, asr #18 │ │ │ │ │ + andle r0, r0, r0, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ │ tsteq r0, r0, lsl #19 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2407642,51 +2407414,51 @@ │ │ │ │ │ @ instruction: 0x011099b0 │ │ │ │ │ @ instruction: 0x01109990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011099d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #19 │ │ │ │ │ - tsteq r0, r0, lsr #20 │ │ │ │ │ - eoreq r2, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #19 │ │ │ │ │ + tsteq r0, r0, ror #19 │ │ │ │ │ + eoreq r2, r2, #16, 20 @ 0x10000 │ │ │ │ │ + tsteq r0, r8, lsr #20 │ │ │ │ │ + andle r2, fp, lr, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ │ @ instruction: 0x011099f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #20 │ │ │ │ │ + tsteq r0, r0, lsr #20 │ │ │ │ │ tsteq r0, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ tsteq r5, r8, ror r5 │ │ │ │ │ - tsteq r0, r8, lsr #20 │ │ │ │ │ - andle r2, fp, lr, lsl #27 │ │ │ │ │ - tsteq r0, r0, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ │ + tsteq r0, r0, asr #20 │ │ │ │ │ @ instruction: 0xd00003ba │ │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl r9 │ │ │ │ │ @ instruction: 0x01156590 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #16, 20 @ 0x10000 │ │ │ │ │ tsteq r0, r8, ror sl │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2407700,17 +2407472,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109ab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr fp │ │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ │ - tsteq r0, r8, ror #22 │ │ │ │ │ - eoreq r2, r2, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r2, r2, #88, 20 @ 0x58000 │ │ │ │ │ @ instruction: 0x01109ad0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r1, [r6], r8 │ │ │ │ │ tsteq r0, r8, lsr #21 │ │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r0, pc, lr @ │ │ │ │ │ @@ -2407726,86 +2407498,86 @@ │ │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ │ andle r0, r0, r0, lsr #1 │ │ │ │ │ tsteq r0, r8, lsl fp │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ tsteq r0, r0, lsr #22 │ │ │ │ │ smlatteq lr, r8, r5, r2 │ │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr fp │ │ │ │ │ + tsteq r0, r0, ror fp │ │ │ │ │ + mulle r8, fp, r9 │ │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ │ adcseq sp, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror fp │ │ │ │ │ - tsteq r0, r0, ror fp │ │ │ │ │ - mulle r8, fp, r9 │ │ │ │ │ - @ instruction: 0x01109b98 │ │ │ │ │ - andle r0, r0, r0, ror r0 │ │ │ │ │ + tsteq r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #23 │ │ │ │ │ + tsteq r0, r8, ror fp │ │ │ │ │ + andle r0, r0, r0, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01109b98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109bb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r0, r8, lsr #23 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109bd0 │ │ │ │ │ tsteq r0, r0, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq lr, [r5], r0 │ │ │ │ │ + adcseq lr, r5, r0, asr #13 │ │ │ │ │ @ instruction: 0x011565d8 │ │ │ │ │ adcseq sl, r1, r8, asr r1 │ │ │ │ │ cmpeq r0, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #24 │ │ │ │ │ - tsteq r0, r8, lsr ip │ │ │ │ │ - eoreq r2, r2, #136, 20 @ 0x88000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ + tsteq r0, r0, lsl #24 │ │ │ │ │ + eoreq r2, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + tsteq r0, r0, asr #24 │ │ │ │ │ + andle r9, r8, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #25 │ │ │ │ │ tsteq r0, r0, lsl #25 │ │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ │ - andle r9, r8, r0, lsl sl │ │ │ │ │ - @ instruction: 0x01109cd0 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r6, r0, lsr #5 │ │ │ │ │ tsteq r5, r8, lsr r6 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ sbceq r6, r3, r0, asr #23 │ │ │ │ │ @@ -2407813,36 +2407585,36 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ │ tsteq r5, r8, lsr r6 │ │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r4, [r4], r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #25 │ │ │ │ │ @ instruction: 0x01109c98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, sl, r8, ror #17 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #25 │ │ │ │ │ + @ instruction: 0x01109cd0 │ │ │ │ │ @ instruction: 0x01109cb8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01156890 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #25 │ │ │ │ │ tsteq r0, r8, asr #23 │ │ │ │ │ smlaltbeq sl, r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #26 │ │ │ │ │ @ instruction: 0x01109cf8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2407854,39 +2407626,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr sp │ │ │ │ │ - tsteq r0, r0, asr sp │ │ │ │ │ - eoreq r2, r2, #208, 20 @ 0xd0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr sp │ │ │ │ │ + tsteq r0, r0, lsr sp │ │ │ │ │ + eoreq r2, r2, #232, 20 @ 0xe8000 │ │ │ │ │ + tsteq r0, r8, asr sp │ │ │ │ │ + andle r4, r4, r6, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #26 │ │ │ │ │ - tsteq r0, r8, asr sp │ │ │ │ │ - andle r4, r4, r6, ror #12 │ │ │ │ │ - tsteq r0, r0, lsl #27 │ │ │ │ │ - andle r0, r0, fp, asr #22 │ │ │ │ │ + tsteq r0, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ │ + tsteq r0, r0, ror #26 │ │ │ │ │ + andle r0, r0, fp, asr #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109db0 │ │ │ │ │ tsteq r0, r8, lsr #27 │ │ │ │ │ @@ -2407902,33 +2407674,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ │ @ instruction: 0x01109dd8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01109df0 │ │ │ │ │ - tsteq r0, r8, lsl lr │ │ │ │ │ - eoreq r2, r2, #24, 22 @ 0x6000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ │ + @ instruction: 0x01109df0 │ │ │ │ │ + eoreq r2, r2, #48, 22 @ 0xc000 │ │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ │ + andle r5, r4, lr, lsl r2 │ │ │ │ │ @ instruction: 0x01109cd8 │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #28 │ │ │ │ │ - tsteq r0, r0, lsr #28 │ │ │ │ │ - andle r5, r4, lr, lsl r2 │ │ │ │ │ - @ instruction: 0x01109e98 │ │ │ │ │ - andle r0, r0, ip, lsr #5 │ │ │ │ │ + tsteq r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ + tsteq r0, r8, lsr #28 │ │ │ │ │ + andle r0, r0, ip, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #72, 22 @ 0x12000 │ │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2407936,27 +2407708,27 @@ │ │ │ │ │ tsteq r0, r8, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01113df0 │ │ │ │ │ tsteq r5, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #29 │ │ │ │ │ + @ instruction: 0x01109e98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r0, r0, lsl #29 │ │ │ │ │ adcseq sp, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ │ @ instruction: 0x01109e90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ │ @ instruction: 0x01159098 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #48, 22 @ 0xc000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2407966,90 +2407738,90 @@ │ │ │ │ │ adcseq r2, pc, r8, lsl fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ │ @ instruction: 0x01109ef8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01109ef0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x01109ed0 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128bf0 │ │ │ │ │ - tsteq r0, r0, ror #30 │ │ │ │ │ - eoreq r2, r2, #96, 22 @ 0x18000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #30 │ │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ │ + eoreq r2, r2, #120, 22 @ 0x1e000 │ │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ │ + ldrdle r5, [r4], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ │ adcseq sp, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror pc │ │ │ │ │ + tsteq r0, r0, ror #30 │ │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror #16 │ │ │ │ │ - tsteq r0, r8, ror #30 │ │ │ │ │ - ldrdle r5, [r4], -r3 │ │ │ │ │ - @ instruction: 0x01109f98 │ │ │ │ │ - andle r0, r0, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #31 │ │ │ │ │ + tsteq r0, r0, ror pc │ │ │ │ │ + andle r0, r0, r0, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #144, 22 @ 0x24000 │ │ │ │ │ @ instruction: 0x01109df8 │ │ │ │ │ smlaltteq sl, r0, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01109f98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01109fd8 │ │ │ │ │ - tsteq r0, r8 │ │ │ │ │ - eoreq r2, r2, #168, 22 @ 0x2a000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #31 │ │ │ │ │ + @ instruction: 0x01109fd8 │ │ │ │ │ + eoreq r2, r2, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq r0, r0, lsl r0 │ │ │ │ │ + andle r5, r4, r4, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01109ff8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr r0 │ │ │ │ │ + tsteq r0, r8 │ │ │ │ │ adcseq r8, lr, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ │ - andle r5, r4, r4, asr r7 │ │ │ │ │ - tsteq r0, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #1 │ │ │ │ │ + tsteq r0, r0, asr r0 │ │ │ │ │ andle r0, r0, r6, ror #4 │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, lr, r8, ror #5 │ │ │ │ │ @ instruction: 0x01109ff0 │ │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2408057,16 +2407829,16 @@ │ │ │ │ │ tsteq r5, r0, ror #4 │ │ │ │ │ tsteq ip, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ │ tsteq r0, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ tsteq r0, r0, lsl #1 │ │ │ │ │ @@ -2408076,17 +2407848,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r8, ip, r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [r0, -r0] │ │ │ │ │ ldrheq sl, [r0, -r8] │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ tsteq r0, r8, asr #1 │ │ │ │ │ @@ -2408100,53 +2407872,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [r0, -r0] │ │ │ │ │ strhteq r3, [pc], r8 │ │ │ │ │ smlalbbeq sl, r0, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [r0, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #2 │ │ │ │ │ tsteq r0, r0, lsr r1 │ │ │ │ │ - tsteq r0, r0, ror #2 │ │ │ │ │ - eoreq r2, r2, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r2, r2, #8, 24 @ 0x800 │ │ │ │ │ tsteq r0, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, ror #10 │ │ │ │ │ @ instruction: 0x01159cb0 │ │ │ │ │ adcseq r0, r2, r8, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #2 │ │ │ │ │ + tsteq r0, r8, ror #2 │ │ │ │ │ + andle r2, r3, pc, ror pc │ │ │ │ │ tsteq r0, r0, lsr #2 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r1 │ │ │ │ │ - tsteq r0, r8, ror #2 │ │ │ │ │ - andle r2, r3, pc, ror pc │ │ │ │ │ - @ instruction: 0x0110a190 │ │ │ │ │ - andle r0, r0, pc, lsr #3 │ │ │ │ │ + tsteq r0, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r1 │ │ │ │ │ + tsteq r0, r0, ror r1 │ │ │ │ │ + andle r0, r0, pc, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110a190 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a198 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ tsteq r0, r8, asr #3 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ @ instruction: 0x0110a1b8 │ │ │ │ │ @@ -2408194,31 +2407966,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01104fb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113c890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110a298 │ │ │ │ │ @ instruction: 0x0110a290 │ │ │ │ │ - @ instruction: 0x0110a2b0 │ │ │ │ │ - eoreq r2, r2, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r2, r2, #80, 24 @ 0x5000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, ror fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110a298 │ │ │ │ │ + tsteq r0, r0, lsl r3 │ │ │ │ │ + andle lr, r2, pc, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #7 │ │ │ │ │ - tsteq r0, r0, lsl r3 │ │ │ │ │ - andle lr, r2, pc, lsl sp │ │ │ │ │ + @ instruction: 0x0110a2b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrheq ip, [r4], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x0110a2d0 │ │ │ │ │ @ instruction: 0x0110a2b8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ tsteq r0, r0, ror #5 │ │ │ │ │ @@ -2408233,15 +2408005,15 @@ │ │ │ │ │ tsteq r0, r8, ror #5 │ │ │ │ │ sbceq r6, r3, r8, lsr #11 │ │ │ │ │ sbcseq r9, r4, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0110a2f8 │ │ │ │ │ adceq r1, sp, r0, asr r5 │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ - tsteq r0, r0, asr #7 │ │ │ │ │ + tsteq r0, r0, lsl #7 │ │ │ │ │ andle r0, r0, r4, lsr #2 │ │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r7, r8, lsr #3 │ │ │ │ │ tsteq r5, r0, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @@ -2408261,32 +2408033,32 @@ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, ror #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #7 │ │ │ │ │ @ instruction: 0x0110a398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r2, [r0], r0 │ │ │ │ │ tsteq r5, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a3b8 │ │ │ │ │ @ instruction: 0x0110a3b0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r4], #120 @ 0x78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a3f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x0110a3d0 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ @ instruction: 0x0110a3d8 │ │ │ │ │ smlabbeq pc, r0, pc, r2 @ │ │ │ │ │ tsteq r0, r0, ror #7 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2408312,27 +2408084,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r4], #120 @ 0x78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ │ adceq r8, sp, r0, lsl #6 │ │ │ │ │ ldrdeq fp, [r0, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl #9 │ │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ │ - tsteq r0, r8, asr #9 │ │ │ │ │ - eoreq r2, r2, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r2, r2, #152, 24 @ 0x9800 │ │ │ │ │ tsteq r0, r0, ror r4 │ │ │ │ │ cmpeq r4, r0, ror #14 │ │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq pc, r7, r0, asr lr @ │ │ │ │ │ tsteq r0, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #9 │ │ │ │ │ + @ instruction: 0x0110a4d0 │ │ │ │ │ + andle r9, r8, r6, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #9 │ │ │ │ │ @ instruction: 0x0110a498 │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ tsteq r0, r0, lsr #9 │ │ │ │ │ @@ -2408342,29 +2408114,29 @@ │ │ │ │ │ @ instruction: 0x0110a4b0 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq pc, r0, pc, r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110a4d8 │ │ │ │ │ - @ instruction: 0x0110a4d0 │ │ │ │ │ - andle r9, r8, r6, lsr #22 │ │ │ │ │ - @ instruction: 0x0110a4f8 │ │ │ │ │ - mulle r0, r1, r0 │ │ │ │ │ + tsteq r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #9 │ │ │ │ │ + @ instruction: 0x0110a4d8 │ │ │ │ │ + mulle r0, r1, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110a4f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ │ tsteq r0, r0, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, sl, r8, lsl r5 │ │ │ │ │ tsteq r5, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2408389,15 +2408161,15 @@ │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ tsteq r0, r8, lsl #11 │ │ │ │ │ strheq fp, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ - ldrshteq r5, [r1], r8 │ │ │ │ │ + adcseq r5, r1, r8, lsl #26 │ │ │ │ │ cmpeq r0, r0, asr r3 │ │ │ │ │ @ instruction: 0x0110a590 │ │ │ │ │ cmpeq r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a5b0 │ │ │ │ │ @@ -2408418,93 +2408190,93 @@ │ │ │ │ │ ldrsbteq r9, [lr], r0 │ │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r1, r8, lsl r8 │ │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #12 │ │ │ │ │ - tsteq r0, r0, lsr #12 │ │ │ │ │ - eoreq r2, r2, #200, 24 @ 0xc800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ + tsteq r0, r0, lsl #12 │ │ │ │ │ + eoreq r2, r2, #224, 24 @ 0xe000 │ │ │ │ │ + tsteq r0, r8, lsr #12 │ │ │ │ │ + @ instruction: 0xd0089bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr r6 │ │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ │ - @ instruction: 0xd0089bbc │ │ │ │ │ - tsteq r0, r0, asr r6 │ │ │ │ │ - andle r0, r0, r7, lsl r1 │ │ │ │ │ + tsteq r0, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r6 │ │ │ │ │ + tsteq r0, r0, lsr r6 │ │ │ │ │ + andle r0, r0, r7, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110a690 │ │ │ │ │ - tsteq r0, r8, ror #13 │ │ │ │ │ - eoreq r2, r2, #16, 26 @ 0x400 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a698 │ │ │ │ │ + @ instruction: 0x0110a690 │ │ │ │ │ + eoreq r2, r2, #40, 26 @ 0xa00 │ │ │ │ │ + tsteq r0, r0, lsl #14 │ │ │ │ │ + strdle r3, [r1], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a6b0 │ │ │ │ │ tsteq r0, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, asr #13 │ │ │ │ │ + umlaleq r3, lr, r0, r6 │ │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #13 │ │ │ │ │ tsteq r0, r0, asr #13 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x0110a6d8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ @ instruction: 0x0110a6d0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ umlalseq r2, ip, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #14 │ │ │ │ │ - tsteq r0, r0, lsl #14 │ │ │ │ │ - strdle r3, [r1], -r2 │ │ │ │ │ + tsteq r0, r8, ror #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x0110a6f8 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0110a6b8 │ │ │ │ │ - tsteq r0, r8, lsr #14 │ │ │ │ │ + tsteq r0, r8, lsl #14 │ │ │ │ │ andle r0, r0, r2, ror #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #40, 26 @ 0xa00 │ │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2408528,39 +2408300,39 @@ │ │ │ │ │ @ instruction: 0x0110a798 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrhteq r1, [ip], r0 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110a7b8 │ │ │ │ │ - @ instruction: 0x0110a7d8 │ │ │ │ │ - eoreq r2, r2, #88, 26 @ 0x1600 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #15 │ │ │ │ │ + @ instruction: 0x0110a7b8 │ │ │ │ │ + eoreq r2, r2, #112, 26 @ 0x1c00 │ │ │ │ │ + tsteq r0, r0, ror #15 │ │ │ │ │ + andle pc, ip, r5, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a7d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #15 │ │ │ │ │ - tsteq r0, r0, ror #15 │ │ │ │ │ - andle pc, ip, r5, lsr lr @ │ │ │ │ │ - tsteq r0, r8, lsl #16 │ │ │ │ │ - andle r0, r0, r1, lsl #18 │ │ │ │ │ + @ instruction: 0x0110a7d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a7f0 │ │ │ │ │ + tsteq r0, r8, ror #15 │ │ │ │ │ + andle r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a7f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2408576,125 +2408348,125 @@ │ │ │ │ │ adcseq r2, r6, r0, asr #21 │ │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrsbteq ip, [sl], r8 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror r8 │ │ │ │ │ - tsteq r0, r8, lsr #17 │ │ │ │ │ - eoreq r2, r2, #160, 26 @ 0x2800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #17 │ │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ │ + eoreq r2, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + @ instruction: 0x0110a8b0 │ │ │ │ │ + mulle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a898 │ │ │ │ │ @ instruction: 0x0110a890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r6, r0, lsr #25 │ │ │ │ │ @ instruction: 0x01160ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110a8b8 │ │ │ │ │ - @ instruction: 0x0110a8b0 │ │ │ │ │ - mulle r0, r0, r2 │ │ │ │ │ - tsteq r0, r0, ror #17 │ │ │ │ │ - strdle r0, [r0], -r9 │ │ │ │ │ + tsteq r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ + @ instruction: 0x0110a8b8 │ │ │ │ │ + strdle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #208, 26 @ 0x3400 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a8d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a8d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a8f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ │ + tsteq r0, r8, asr #18 │ │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r7, sl, r0, lsl fp │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - tsteq r0, r0, ror #18 │ │ │ │ │ - eoreq r2, r2, #232, 26 @ 0x3a00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #18 │ │ │ │ │ + tsteq r0, r8, lsr r9 │ │ │ │ │ + eoreq r2, r2, #0, 28 │ │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ │ + andle fp, r8, r5, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110a998 │ │ │ │ │ @ instruction: 0x0110a990 │ │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ │ - andle fp, r8, r5, asr #14 │ │ │ │ │ - @ instruction: 0x0110a9b0 │ │ │ │ │ andle r0, r0, r5, lsr r1 │ │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsl #19 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110a998 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110a9b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a9b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110a9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #20 │ │ │ │ │ + tsteq r0, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110a9f0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ @ instruction: 0x010fc498 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - @ instruction: 0x0110afb0 │ │ │ │ │ - eoreq r2, r2, #48, 28 @ 0x300 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #20 │ │ │ │ │ + tsteq r0, r0, lsl #20 │ │ │ │ │ + eoreq r2, r2, #72, 28 @ 0x480 │ │ │ │ │ + tsteq r0, r8, asr #31 │ │ │ │ │ + andle fp, r7, pc, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #31 │ │ │ │ │ + @ instruction: 0x0110afb0 │ │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r6, r0, lsr r3 │ │ │ │ │ @@ -2408903,15 +2408675,15 @@ │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr sp │ │ │ │ │ tsteq r0, r8, lsl #27 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r5, r8, lsr #11 │ │ │ │ │ + ldrsbteq r5, [r5], r8 │ │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr sp │ │ │ │ │ @ instruction: 0x0110adf0 │ │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @@ -2409041,35 +2408813,35 @@ │ │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #30 │ │ │ │ │ - tsteq r0, r8, asr #31 │ │ │ │ │ - andle fp, r7, pc, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #31 │ │ │ │ │ tsteq r0, r0, asr #31 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ - ldrsbeq fp, [r0, -r8] │ │ │ │ │ + tsteq r0, r0, ror #31 │ │ │ │ │ andle r0, r0, r1, ror #4 │ │ │ │ │ @ instruction: 0x0110afd8 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ │ tsteq r0, r8, asr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110aff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110aff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq fp, [r0, -r0] │ │ │ │ │ - adcseq r8, r9, r0, lsl #23 │ │ │ │ │ + ldrsbeq fp, [r0, -r8] │ │ │ │ │ + adcseq r0, r9, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ tsteq r0, r0, lsr r3 │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ @@ -2409115,16 +2408887,16 @@ │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #72, 28 @ 0x480 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsheq fp, [r0, -r0] │ │ │ │ │ tsteq r0, r8, ror #1 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x0110afd0 │ │ │ │ │ tsteq r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ │ tsteq r0, r0, lsl #2 │ │ │ │ │ @@ -2409146,63 +2408918,63 @@ │ │ │ │ │ tsteq r0, r0, asr #2 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e55d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #2 │ │ │ │ │ - tsteq r0, r8, asr #3 │ │ │ │ │ - eoreq r2, r2, #120, 28 @ 0x780 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ + tsteq r0, r0, ror #2 │ │ │ │ │ + eoreq r2, r2, #144, 28 @ 0x900 │ │ │ │ │ + tsteq r0, r0, ror #3 │ │ │ │ │ + andle r5, r3, sp, ror #27 │ │ │ │ │ tsteq r0, r0, ror r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrsbteq pc, [r5], r8 @ │ │ │ │ │ + adcseq pc, r5, r8, lsl #4 │ │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ │ tsteq r0, r0, lsl #3 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r0, r0, ror #1 │ │ │ │ │ sbceq sl, r1, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b198 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl r2 │ │ │ │ │ + tsteq r0, r8, asr #3 │ │ │ │ │ tsteq r0, r0, asr #3 │ │ │ │ │ @ instruction: 0x0110b1b0 │ │ │ │ │ @ instruction: 0x0110b1b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq r0, r0, ror #3 │ │ │ │ │ - andle r5, r3, sp, ror #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr r2 │ │ │ │ │ @ instruction: 0x0110b1d8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq ip, ip, r0, ror #21 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - @ instruction: 0x0110b290 │ │ │ │ │ + tsteq r0, r0, lsl r2 │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ │ adceq ip, sp, r0, lsr #22 │ │ │ │ │ smlatbeq pc, r0, sp, r2 @ │ │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror #3 │ │ │ │ │ cmpeq r4, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #168, 28 @ 0xa80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ │ cmpeq r4, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2409216,25 +2408988,25 @@ │ │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110b298 │ │ │ │ │ + @ instruction: 0x0110b290 │ │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ │ tsteq r0, r8, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r8, r8, lsl #5 │ │ │ │ │ @ instruction: 0x01160bd8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #144, 28 @ 0x900 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110b298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b2b0 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2409244,73 +2409016,73 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b2d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b2d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl #6 │ │ │ │ │ @ instruction: 0x0110b2f8 │ │ │ │ │ - tsteq r0, r0, lsr r3 │ │ │ │ │ - eoreq r2, r2, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r2, r2, #216, 28 @ 0xd80 │ │ │ │ │ @ instruction: 0x0110b2f0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r1, r0, ror pc │ │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #6 │ │ │ │ │ + tsteq r0, r8, lsr r3 │ │ │ │ │ + andle fp, r8, fp, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ │ + tsteq r0, r0, lsr r3 │ │ │ │ │ ldrhteq sl, [r7], r8 │ │ │ │ │ tsteq lr, r0, ror fp │ │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r8, lsr #16 │ │ │ │ │ @ instruction: 0x01160bf0 │ │ │ │ │ - tsteq r0, r8, lsr r3 │ │ │ │ │ - andle fp, r8, fp, ror r8 │ │ │ │ │ - tsteq r0, r0, lsl #7 │ │ │ │ │ - andle r0, r0, ip, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ │ + andle r0, r0, ip, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r7, sp, r8, lsr #29 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl r4 │ │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ │ - tsteq r0, r8, ror #8 │ │ │ │ │ - eoreq r2, r2, #8, 30 │ │ │ │ │ + eoreq r2, r2, #32, 30 @ 0x80 │ │ │ │ │ @ instruction: 0x0110b3d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ tsteq r6, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ │ @@ -2409319,16 +2409091,16 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110b3f8 │ │ │ │ │ tsteq r6, r8, lsl #24 │ │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ │ + tsteq r0, r0, ror r4 │ │ │ │ │ + ldrdle r9, [r8], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ │ tsteq r0, r8, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, lr, r8, ror #1 │ │ │ │ │ @@ -2409336,39 +2409108,39 @@ │ │ │ │ │ tsteq r0, r8, lsr r4 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r0, r8, r8, ror r9 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #9 │ │ │ │ │ + tsteq r0, r8, ror #8 │ │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ ldrshteq r7, [r6], r0 │ │ │ │ │ tsteq r6, r0, asr ip │ │ │ │ │ - tsteq r0, r0, ror r4 │ │ │ │ │ - ldrdle r9, [r8], -r8 │ │ │ │ │ - tsteq r0, r8, lsr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110b490 │ │ │ │ │ + tsteq r0, r8, lsl #9 │ │ │ │ │ andle r0, r0, r5, ror r0 │ │ │ │ │ tsteq r0, r0, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r6, r8, asr #15 │ │ │ │ │ + umlalseq r8, r6, r8, r7 │ │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110b490 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #32, 30 @ 0x80 │ │ │ │ │ @ instruction: 0x0110b4b8 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ @ instruction: 0x0110b4d0 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2409396,49 +2409168,49 @@ │ │ │ │ │ tsteq r0, r0, lsr r5 │ │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r5 │ │ │ │ │ + tsteq r0, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - @ instruction: 0x0110b590 │ │ │ │ │ - eoreq r2, r2, #80, 30 @ 0x140 │ │ │ │ │ + tsteq r0, r0, ror r5 │ │ │ │ │ + eoreq r2, r2, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq r0, r8, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsl #1 │ │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r7, r6, r0, lsr lr │ │ │ │ │ + adcseq r7, r6, r0, lsl #28 │ │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror r5 │ │ │ │ │ + @ instruction: 0x0110b598 │ │ │ │ │ + mulle r0, r8, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #11 │ │ │ │ │ - @ instruction: 0x0110b598 │ │ │ │ │ - mulle r0, r8, r2 │ │ │ │ │ - tsteq r0, r0, asr #11 │ │ │ │ │ - andle r0, r0, sp, asr r6 │ │ │ │ │ + @ instruction: 0x0110b590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #11 │ │ │ │ │ + tsteq r0, r0, lsr #11 │ │ │ │ │ + andle r0, r0, sp, asr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b5b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b5d8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #104, 30 @ 0x1a0 │ │ │ │ │ @ instruction: 0x0110b5d0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b5f0 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ @@ -2409450,85 +2409222,85 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #12 │ │ │ │ │ - tsteq r0, r0, ror r6 │ │ │ │ │ - eoreq r2, r2, #152, 30 @ 0x260 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #12 │ │ │ │ │ + tsteq r0, r0, lsr #12 │ │ │ │ │ + eoreq r2, r2, #176, 30 @ 0x2c0 │ │ │ │ │ + @ instruction: 0x0110b6b0 │ │ │ │ │ + andle sl, r5, r5, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ │ tsteq r2, r8, ror #27 │ │ │ │ │ adceq r8, lr, r8, ror #30 │ │ │ │ │ @ instruction: 0x011e5b98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #13 │ │ │ │ │ + tsteq r0, r0, ror r6 │ │ │ │ │ tsteq r0, r8, lsr r6 │ │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ adcseq r6, lr, r8, ror pc │ │ │ │ │ @ instruction: 0x0140b490 │ │ │ │ │ - @ instruction: 0x0110b6b0 │ │ │ │ │ - andle sl, r5, r5, ror r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110b6d0 │ │ │ │ │ tsteq r0, r8, asr r0 │ │ │ │ │ tsteq r0, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ @ instruction: 0x0110b698 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq lr, r6, r8, lsr #16 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ │ @ instruction: 0x01107698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ - tsteq r0, r8, ror #13 │ │ │ │ │ + tsteq r0, r8, asr #13 │ │ │ │ │ andle r0, r0, fp, lsr r0 │ │ │ │ │ tsteq r0, r0, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r5, r8, asr #31 │ │ │ │ │ @ instruction: 0x01160cb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110b6d0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r2, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b6d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b6f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110b8d0 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ - @ instruction: 0x0110b8f8 │ │ │ │ │ - eoreq r2, r2, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r3, r2, #8 │ │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ │ @ instruction: 0x01160cf8 │ │ │ │ │ tsteq r0, r0, ror #7 │ │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ │ @@ -2409623,28 +2409395,28 @@ │ │ │ │ │ @ instruction: 0x0110b8b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110b8d0 │ │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ │ + andle r0, r6, r1, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110b8d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #18 │ │ │ │ │ + @ instruction: 0x0110b8f8 │ │ │ │ │ @ instruction: 0x0110b8f0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq sp, r7, r8, lsl r8 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - tsteq r0, r8, asr r9 │ │ │ │ │ - andle r0, r6, r1, asr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ │ @@ -2409659,28 +2409431,28 @@ │ │ │ │ │ tsteq r2, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128bf0 │ │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ - tsteq r0, r8, lsl #19 │ │ │ │ │ + tsteq r0, r0, ror #18 │ │ │ │ │ andle r0, r0, r6, lsr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r9 │ │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ │ tsteq lr, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #8 │ │ │ │ │ @ instruction: 0x0110b998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110b4d8 │ │ │ │ │ @@ -2409748,43 +2409520,43 @@ │ │ │ │ │ tsteq r0, r8, lsl #21 │ │ │ │ │ strdeq r1, [r1, #-8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110bab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #21 │ │ │ │ │ - tsteq r0, r8, ror #21 │ │ │ │ │ - eoreq r3, r2, #56 @ 0x38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110bad0 │ │ │ │ │ + tsteq r0, r8, asr #21 │ │ │ │ │ + eoreq r3, r2, #80 @ 0x50 │ │ │ │ │ + @ instruction: 0x0110baf0 │ │ │ │ │ + andle r0, r6, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110bad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110baf8 │ │ │ │ │ - @ instruction: 0x0110baf0 │ │ │ │ │ - andle r0, r6, r8, ror #21 │ │ │ │ │ - tsteq r0, r8, lsr #22 │ │ │ │ │ - mulle r0, ip, r5 │ │ │ │ │ + tsteq r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x0110baf8 │ │ │ │ │ + mulle r0, ip, r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr fp │ │ │ │ │ + tsteq r0, r8, lsr #22 │ │ │ │ │ tsteq r0, r0, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, pc, r0, lsr r7 @ │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #80 @ 0x50 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq fp, r7, r8, lsl #28 │ │ │ │ │ @@ -2409901,58 +2409673,58 @@ │ │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, ror r3 │ │ │ │ │ - addseq r7, lr, r0, lsl #16 │ │ │ │ │ + @ instruction: 0x009d5cb0 │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ tsteq r0, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror sp │ │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ │ - tsteq r0, r8, lsl #27 │ │ │ │ │ - eoreq r3, r2, #128 @ 0x80 │ │ │ │ │ + eoreq r3, r2, #152 @ 0x98 │ │ │ │ │ tsteq r0, r0, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, asr #26 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror sp │ │ │ │ │ + @ instruction: 0x0110bd90 │ │ │ │ │ + andle pc, r0, r4, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110bd98 │ │ │ │ │ - @ instruction: 0x0110bd90 │ │ │ │ │ - andle pc, r0, r4, asr #26 │ │ │ │ │ - tsteq r0, r8, asr #27 │ │ │ │ │ - andle r0, r0, r3, ror r2 │ │ │ │ │ + tsteq r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110bdb0 │ │ │ │ │ + @ instruction: 0x0110bd98 │ │ │ │ │ + andle r0, r0, r3, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #176 @ 0xb0 │ │ │ │ │ tsteq r0, r8, lsr #27 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrhteq r0, [r7], r0 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110bdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110bdd0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #27 │ │ │ │ │ tsteq r0, r0, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r1, r0, asr #31 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2409962,34 +2409734,34 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #28 │ │ │ │ │ - tsteq r0, r8, asr lr │ │ │ │ │ - eoreq r3, r2, #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ │ + eoreq r3, r2, #224 @ 0xe0 │ │ │ │ │ + tsteq r0, r0, ror #28 │ │ │ │ │ + andle lr, r2, r8, asr fp │ │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #29 │ │ │ │ │ + tsteq r0, r8, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ - tsteq r0, r0, ror #28 │ │ │ │ │ - andle lr, r2, r8, asr fp │ │ │ │ │ - tsteq r0, r0, lsl #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #29 │ │ │ │ │ + tsteq r0, r0, lsr #29 │ │ │ │ │ @ instruction: 0xd00001ba │ │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq pc, r6, r8, ror #14 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ tsteq r0, r0, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2409997,16 +2409769,16 @@ │ │ │ │ │ @ instruction: 0x01160db8 │ │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ │ teqeq r0, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0110be98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01160db8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #248 @ 0xf8 │ │ │ │ │ tsteq r0, r0, asr #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x0110beb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ adcseq r0, r5, r0, lsl #31 │ │ │ │ │ @@ -2410016,21 +2409788,21 @@ │ │ │ │ │ @ instruction: 0x0110bed8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r8, ror #19 │ │ │ │ │ tsteq r6, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #30 │ │ │ │ │ + tsteq r0, r0, lsl #30 │ │ │ │ │ @ instruction: 0x0110bef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, lsr fp │ │ │ │ │ + adcseq r0, r6, r0, ror #22 │ │ │ │ │ tsteq r6, r8, lsl lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #224 @ 0xe0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2410044,35 +2409816,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #30 │ │ │ │ │ - tsteq r0, r8, lsl #31 │ │ │ │ │ - eoreq r3, r2, #16, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ │ + eoreq r3, r2, #40, 2 │ │ │ │ │ + @ instruction: 0x0110bf90 │ │ │ │ │ + andle r4, r4, r7, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110bfd8 │ │ │ │ │ tsteq r0, r8, lsr #31 │ │ │ │ │ - @ instruction: 0x0110bf90 │ │ │ │ │ - andle r4, r4, r7, lsr #5 │ │ │ │ │ - @ instruction: 0x0110bff0 │ │ │ │ │ @ instruction: 0xd00003b6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110bfd8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #64, 2 │ │ │ │ │ @ instruction: 0x0110bfb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror lr │ │ │ │ │ tsteq r0, r0, lsr #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r0, r0, asr #31 │ │ │ │ │ @@ -2410080,79 +2409852,79 @@ │ │ │ │ │ tsteq r0, r8, asr #31 │ │ │ │ │ @ instruction: 0x0110bf98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110bff0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #40, 2 │ │ │ │ │ tsteq r0, r8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ - adcseq r0, sl, r0, lsl #23 │ │ │ │ │ + adcseq r8, sl, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ umlalseq r6, r7, r0, pc @ │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, asr #25 │ │ │ │ │ + umlalseq r5, r5, r8, ip @ │ │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r0 │ │ │ │ │ - tsteq r0, r8, lsl #1 │ │ │ │ │ - eoreq r3, r2, #88, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, rrx │ │ │ │ │ + tsteq r0, r8, asr r0 │ │ │ │ │ + eoreq r3, r2, #112, 2 │ │ │ │ │ + @ instruction: 0x0110c090 │ │ │ │ │ + andle r4, r4, sl, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01128ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110c098 │ │ │ │ │ - @ instruction: 0x0110c090 │ │ │ │ │ - andle r4, r4, sl, ror #9 │ │ │ │ │ - tsteq r0, r8, ror #1 │ │ │ │ │ - andle r0, r0, r6, lsr r1 │ │ │ │ │ + tsteq r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x0110c098 │ │ │ │ │ + andle r0, r0, r6, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r0, -r8] │ │ │ │ │ ldrheq ip, [r0, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror #19 │ │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq ip, [r0, -r0] │ │ │ │ │ + tsteq r0, r8, ror #1 │ │ │ │ │ ldrsbeq ip, [r0, -r0] │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r2, sl, r8, asr #22 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ tsteq r0, r0, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [r5], r8 │ │ │ │ │ tsteq r6, r0, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #112, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsheq ip, [r0, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ │ tsteq r0, r0, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, sp, r0, asr #2 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ tsteq r0, r0, lsl r1 │ │ │ │ │ @@ -2410168,119 +2409940,119 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r1 │ │ │ │ │ - tsteq r0, r0, lsr #3 │ │ │ │ │ - eoreq r3, r2, #160, 2 @ 0x28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #2 │ │ │ │ │ + tsteq r0, r8, asr r1 │ │ │ │ │ + eoreq r3, r2, #184, 2 @ 0x2e │ │ │ │ │ + tsteq r0, r8, lsr #3 │ │ │ │ │ + andle r8, r2, lr, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110c1b0 │ │ │ │ │ + tsteq r0, r0, lsr #3 │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ @ instruction: 0x0110c198 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq lr, sl, r0, lsl r3 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - tsteq r0, r8, lsr #3 │ │ │ │ │ - andle r8, r2, lr, ror r8 │ │ │ │ │ - @ instruction: 0x0110c1d8 │ │ │ │ │ - andle r0, r0, lr, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c1b8 │ │ │ │ │ + @ instruction: 0x0110c1b0 │ │ │ │ │ + andle r0, r0, lr, ror r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c1d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110c1d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c1f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ │ tsteq r0, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r5, r8, lsr sp │ │ │ │ │ + adcseq sl, r5, r8, lsl #26 │ │ │ │ │ @ instruction: 0x01160e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #4 │ │ │ │ │ - tsteq r0, r0, asr r2 │ │ │ │ │ - eoreq r3, r2, #232, 2 @ 0x3a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r2 │ │ │ │ │ + tsteq r0, r8, lsr #4 │ │ │ │ │ + eoreq r3, r2, #0, 4 │ │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ │ + andle r4, r2, r9, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r2 │ │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ │ - andle r4, r2, r9, ror #24 │ │ │ │ │ + tsteq r0, r0, asr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror r2 │ │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r4, ip, r0, ror r3 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - tsteq r0, r0, lsr #5 │ │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c290 │ │ │ │ │ tsteq r0, r8, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c2d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #5 │ │ │ │ │ - tsteq r0, r0, ror #6 │ │ │ │ │ - eoreq r3, r2, #48, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #6 │ │ │ │ │ + tsteq r0, r8, ror #5 │ │ │ │ │ + eoreq r3, r2, #72, 4 @ 0x80000004 │ │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ │ + andle r4, r2, r9, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r0, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2410296,39 +2410068,39 @@ │ │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r1, r0, lsr #2 │ │ │ │ │ @ instruction: 0x0110c2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror r3 │ │ │ │ │ + tsteq r0, r0, ror #6 │ │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, ror r4 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ │ - andle r4, r2, r9, ror #26 │ │ │ │ │ - tsteq r0, r8, lsr #7 │ │ │ │ │ - andle r0, r0, r7, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ + tsteq r0, r0, ror r3 │ │ │ │ │ + andle r0, r0, r7, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ @ instruction: 0x0110c398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c3b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2410354,47 +2410126,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, lsr r3 │ │ │ │ │ tsteq r0, r8, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr r4 │ │ │ │ │ tsteq r0, r0, asr r4 │ │ │ │ │ - tsteq r0, r0, ror r4 │ │ │ │ │ - eoreq r3, r2, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r3, r2, #144, 4 │ │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r5, r8, asr pc @ │ │ │ │ │ tsteq r6, r0, lsr #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r4 │ │ │ │ │ + tsteq r0, r8, ror r4 │ │ │ │ │ + andle r9, r8, r2, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #9 │ │ │ │ │ - tsteq r0, r8, ror r4 │ │ │ │ │ - andle r9, r8, r2, asr sp │ │ │ │ │ - @ instruction: 0x0110c4b0 │ │ │ │ │ - mulle r0, r2, r3 │ │ │ │ │ + tsteq r0, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ + tsteq r0, r0, lsl #9 │ │ │ │ │ + mulle r0, r2, r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110c4b8 │ │ │ │ │ + @ instruction: 0x0110c4b0 │ │ │ │ │ tsteq r0, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #144, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110c4b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c4d0 │ │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2410434,19 +2410206,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r1, fp, r8, fp │ │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110c5d0 │ │ │ │ │ + tsteq r0, r0, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - @ instruction: 0x0110c5f8 │ │ │ │ │ - eoreq r3, r2, #192, 4 │ │ │ │ │ + @ instruction: 0x0110c5d0 │ │ │ │ │ + eoreq r3, r2, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110c598 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0110c5b8 │ │ │ │ │ @@ -2410457,44 +2410229,44 @@ │ │ │ │ │ tsteq r0, r8, ror r5 │ │ │ │ │ tsteq r0, r0, asr #11 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ adcseq r0, r6, r0, lsr #21 │ │ │ │ │ tsteq r6, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #11 │ │ │ │ │ + tsteq r0, r0, lsl #12 │ │ │ │ │ + andle r2, r2, ip, lsl r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #12 │ │ │ │ │ - tsteq r0, r0, lsl #12 │ │ │ │ │ - andle r2, r2, ip, lsl r8 │ │ │ │ │ - tsteq r0, r0, asr #12 │ │ │ │ │ - andle r0, r0, r4, asr #4 │ │ │ │ │ + @ instruction: 0x0110c5f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ │ + tsteq r0, r8, lsl #12 │ │ │ │ │ + andle r0, r0, r4, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ │ tsteq r0, r8, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r0, pc, r0, asr #25 │ │ │ │ │ @ instruction: 0x0112e398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #12 │ │ │ │ │ + tsteq r0, r0, asr #12 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, lsl #5 │ │ │ │ │ @ instruction: 0x01160fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2410502,19 +2410274,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110c690 │ │ │ │ │ - @ instruction: 0x0110c6f0 │ │ │ │ │ - eoreq r3, r2, #8, 6 @ 0x20000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c6b0 │ │ │ │ │ + @ instruction: 0x0110c690 │ │ │ │ │ + eoreq r3, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + @ instruction: 0x0110c6f8 │ │ │ │ │ + @ instruction: 0xd0024eb1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r0, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, pc, r8, lsr ip @ │ │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2410528,25 +2410300,25 @@ │ │ │ │ │ @ instruction: 0x0110c6d8 │ │ │ │ │ tsteq r0, r0, asr #13 │ │ │ │ │ tsteq r0, r0, ror #13 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110c6f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr r7 │ │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ │ - @ instruction: 0x0110c6f8 │ │ │ │ │ - @ instruction: 0xd0024eb1 │ │ │ │ │ - tsteq r0, r0, asr #15 │ │ │ │ │ @ instruction: 0xd00001b7 │ │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq sp, [r8], r0 │ │ │ │ │ tsteq r6, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e4d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2410568,29 +2410340,29 @@ │ │ │ │ │ strdeq r9, [pc, -r0] │ │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #15 │ │ │ │ │ + tsteq r0, r0, asr #15 │ │ │ │ │ @ instruction: 0x0110c798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsr #31 │ │ │ │ │ tsteq r6, r8 │ │ │ │ │ @ instruction: 0x0110c7b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01106398 │ │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #15 │ │ │ │ │ @ instruction: 0x0110c7d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r1, [ip], r0 │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2410620,63 +2410392,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r9, r0, lsl r8 │ │ │ │ │ tsteq r6, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr #17 │ │ │ │ │ tsteq r0, r0, lsr #17 │ │ │ │ │ - @ instruction: 0x0110c8d0 │ │ │ │ │ - eoreq r3, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r3, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x0110c898 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ │ @ instruction: 0x0110c890 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #17 │ │ │ │ │ + tsteq r0, r8, ror #17 │ │ │ │ │ + andle fp, r6, r5, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ @ instruction: 0x0110c8b8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110c8f0 │ │ │ │ │ - tsteq r0, r8, ror #17 │ │ │ │ │ - andle fp, r6, r5, ror #25 │ │ │ │ │ + @ instruction: 0x0110c8d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110c8f8 │ │ │ │ │ tsteq r0, r0, ror #17 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r0, r8, asr #19 │ │ │ │ │ @ instruction: 0x0110c8b0 │ │ │ │ │ - tsteq r0, r8, lsl r9 │ │ │ │ │ + @ instruction: 0x0110c8f0 │ │ │ │ │ andle r0, r0, sl, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110c8f8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r0, r0, asr #18 │ │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ │ sbceq r4, r2, r8, asr #2 │ │ │ │ │ @@ -2410716,33 +2410488,33 @@ │ │ │ │ │ adcseq sl, r1, r8, lsl ip │ │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #19 │ │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ │ - eoreq r3, r2, #152, 6 @ 0x60000002 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110c9f8 │ │ │ │ │ + tsteq r0, r8, ror #19 │ │ │ │ │ + eoreq r3, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + tsteq r0, r8, lsl sl │ │ │ │ │ + andle r5, r2, r9, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #20 │ │ │ │ │ - tsteq r0, r8, lsl sl │ │ │ │ │ - andle r5, r2, r9, rrx │ │ │ │ │ - tsteq r0, r0, lsr #21 │ │ │ │ │ - andle r0, r0, r0, ror #3 │ │ │ │ │ + tsteq r0, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ │ + tsteq r0, r0, lsr #20 │ │ │ │ │ + andle r0, r0, r0, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ │ tsteq r0, r8, asr #20 │ │ │ │ │ @@ -2410764,17 +2410536,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ca98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110cab8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ @ instruction: 0x0110cab0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq sl, sp, r8, lsl sp │ │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2410792,29 +2410564,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110caf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr fp │ │ │ │ │ tsteq r0, r0, asr #22 │ │ │ │ │ - tsteq r0, r0, ror #25 │ │ │ │ │ - eoreq r3, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r3, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ smlabbeq lr, r8, r1, r4 │ │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr fp │ │ │ │ │ + tsteq r0, r8, ror #25 │ │ │ │ │ + andle r3, sl, ip, ror #9 │ │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, sp, r8, asr #11 │ │ │ │ │ tsteq r0, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror fp │ │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ │ @@ -2410882,15 +2410654,15 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror sp │ │ │ │ │ + tsteq r0, r0, ror #25 │ │ │ │ │ tsteq r0, r0, lsl #25 │ │ │ │ │ sbceq r4, r1, r0, ror #24 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r0, r8, lsr #25 │ │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2410909,17 +2410681,17 @@ │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ @ instruction: 0x0110ccd8 │ │ │ │ │ tsteq r0, r0, asr #25 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0110ccd0 │ │ │ │ │ - tsteq r0, r8, ror #25 │ │ │ │ │ - andle r3, sl, ip, ror #9 │ │ │ │ │ - @ instruction: 0x0110d098 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror sp │ │ │ │ │ + tsteq r0, r0, ror sp │ │ │ │ │ andle r0, r0, r6, lsl #1 │ │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ │ sbceq r4, r1, r0, ror #24 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ │ @ instruction: 0x0110ccf8 │ │ │ │ │ @@ -2410945,16 +2410717,16 @@ │ │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ │ tsteq r0, r8, lsr #26 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, ror #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ │ tsteq r0, r8, lsl #27 │ │ │ │ │ sbceq r4, r1, r0, ror #24 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @ instruction: 0x0110cdb0 │ │ │ │ │ @@ -2411109,15 +2410881,15 @@ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r8, lsr sp │ │ │ │ │ @ instruction: 0x0110cfb0 │ │ │ │ │ @ instruction: 0x0110cff8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r0, r0, ror #31 │ │ │ │ │ tsteq r0, r8, asr #27 │ │ │ │ │ - sbceq r8, sp, r0, lsl #23 │ │ │ │ │ + sbceq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq r0, r0 │ │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0110cff0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @@ -2411146,17 +2410918,17 @@ │ │ │ │ │ tsteq r0, r8, lsl #1 │ │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110d098 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r0, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r0, r0, asr #1 │ │ │ │ │ sbceq r4, r1, r0, lsr #27 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ ldrheq sp, [r0, -r8] │ │ │ │ │ tsteq r0, r8, lsr #1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2411294,15 +2411066,15 @@ │ │ │ │ │ @ instruction: 0x0110d2d8 │ │ │ │ │ @ instruction: 0x0110d2b8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0110d2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ │ + tsteq r0, r0, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ @ instruction: 0x0110d2f8 │ │ │ │ │ sbceq sp, r0, r8, asr sl │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ │ @@ -2411325,18 +2411097,18 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ │ - tsteq r0, r8, ror r4 │ │ │ │ │ - eoreq r3, r2, #40, 8 @ 0x28000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr r4 │ │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ │ + eoreq r3, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + @ instruction: 0x0110d4b0 │ │ │ │ │ + andle r2, r2, r1, ror #20 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ sbceq sp, r0, r8, asr sl │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2411394,33 +2411166,33 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ │ tsteq r0, r0, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110d4b8 │ │ │ │ │ - @ instruction: 0x0110d4b0 │ │ │ │ │ - andle r2, r2, r1, ror #20 │ │ │ │ │ + tsteq r0, r8, ror r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #9 │ │ │ │ │ tsteq r0, r0, lsr #9 │ │ │ │ │ sbceq sp, r0, r8, ror sp │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @ instruction: 0x0110d498 │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r0, r8, lsr #9 │ │ │ │ │ @ instruction: 0x0110d490 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ - tsteq r0, r0, asr #12 │ │ │ │ │ + @ instruction: 0x0110d4b8 │ │ │ │ │ andle r0, r0, pc, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq r0, r0, ror #9 │ │ │ │ │ sbceq r2, r0, r0, lsr #7 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ @ instruction: 0x0110d4d8 │ │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2411466,26 +2411238,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, ror #10 │ │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ │ @ instruction: 0x0110d590 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0110d598 │ │ │ │ │ - sbceq r6, r0, r0, ror #14 │ │ │ │ │ + sbceq r6, r0, r8, lsr r7 │ │ │ │ │ tsteq r0, r0, lsl #11 │ │ │ │ │ tsteq r0, r0, lsr r5 │ │ │ │ │ tsteq r0, r8, lsr #11 │ │ │ │ │ sbceq pc, r0, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r6 │ │ │ │ │ + tsteq r0, r0, asr #12 │ │ │ │ │ tsteq r0, r0, asr #11 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrshteq pc, [r0], r8 @ │ │ │ │ │ + ldrsbteq pc, [r0], r0 @ │ │ │ │ │ tsteq r0, r8, lsl #11 │ │ │ │ │ @ instruction: 0x0110d5d0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0110d5b8 │ │ │ │ │ tsteq r0, r0, lsr #7 │ │ │ │ │ tsteq r0, r0, ror #11 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2411509,18 +2411281,18 @@ │ │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011631b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr r6 │ │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ │ - smulleq pc, r0, r8, fp @ │ │ │ │ │ + sbceq pc, r0, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110d698 │ │ │ │ │ tsteq r0, r0, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ @@ -2411570,57 +2411342,57 @@ │ │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ │ adcseq pc, pc, r0, ror #14 │ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror r7 │ │ │ │ │ tsteq r0, r0, ror r7 │ │ │ │ │ - @ instruction: 0x0110d790 │ │ │ │ │ - eoreq r3, r2, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r3, r2, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ │ @ instruction: 0x011cc7b0 │ │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ tsteq r0, r8, ror #14 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror r7 │ │ │ │ │ + @ instruction: 0x0110d798 │ │ │ │ │ + strdle sl, [r8], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #15 │ │ │ │ │ - @ instruction: 0x0110d798 │ │ │ │ │ - strdle sl, [r8], -r8 │ │ │ │ │ - @ instruction: 0x0110d7d8 │ │ │ │ │ - andle r0, r0, fp, lsl #1 │ │ │ │ │ + @ instruction: 0x0110d790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #15 │ │ │ │ │ + tsteq r0, r0, lsr #15 │ │ │ │ │ + andle r0, r0, fp, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110d7b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110d7b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #15 │ │ │ │ │ + @ instruction: 0x0110d7d8 │ │ │ │ │ @ instruction: 0x0110d7d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ adceq r3, ip, r0, lsl #6 │ │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ │ @ instruction: 0x0110d7f0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r0, r8, ror r1 │ │ │ │ │ sbceq r9, r1, r0, lsl #21 │ │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ │ @@ -2411636,15 +2411408,15 @@ │ │ │ │ │ tsteq r0, r8, ror #15 │ │ │ │ │ @ instruction: 0x0140b490 │ │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r9, [lr], r8 │ │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ │ tsteq r0, r0, ror #13 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ tsteq r0, r8, asr #11 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01143590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01143290 │ │ │ │ │ adcseq sp, sp, r8, ror ip │ │ │ │ │ @@ -2411656,15 +2411428,15 @@ │ │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsl #17 │ │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0110d890 │ │ │ │ │ - sbceq r2, r2, r8, lsr #11 │ │ │ │ │ + sbceq r2, r2, r0, ror r6 │ │ │ │ │ @ instruction: 0x0110d898 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r0, r0, lsr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r0, r8, lsr #17 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0110d8b8 │ │ │ │ │ @@ -2411674,15 +2411446,15 @@ │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ │ @ instruction: 0x0110d8d0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0110d8d8 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ │ tsteq r0, r0, ror #17 │ │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ │ ldrsbteq r8, [fp], #240 @ 0xf0 │ │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0110d8f8 │ │ │ │ │ @@ -2411770,15 +2411542,15 @@ │ │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ │ tsteq r0, r8, asr #20 │ │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r2, r8, lsr #11 │ │ │ │ │ + sbceq r2, r2, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsr #31 │ │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2411786,39 +2411558,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110da90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #21 │ │ │ │ │ - tsteq r0, r0, asr #21 │ │ │ │ │ - eoreq r3, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #21 │ │ │ │ │ + tsteq r0, r0, lsr #21 │ │ │ │ │ + eoreq r3, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ + tsteq r0, r8, asr #21 │ │ │ │ │ + andle sl, r8, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110dab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110dab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110dad0 │ │ │ │ │ - tsteq r0, r8, asr #21 │ │ │ │ │ - andle sl, r8, r8, lsl #3 │ │ │ │ │ - @ instruction: 0x0110daf0 │ │ │ │ │ - andle r0, r0, r1, lsl r1 │ │ │ │ │ + tsteq r0, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110dad8 │ │ │ │ │ + @ instruction: 0x0110dad0 │ │ │ │ │ + andle r0, r0, r1, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110daf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110daf8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2411858,26 +2411630,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl #23 │ │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ │ @ instruction: 0x0110db90 │ │ │ │ │ @ instruction: 0x0110dbb0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0110dbb8 │ │ │ │ │ - sbceq r5, r0, r0, lsl r2 │ │ │ │ │ + sbceq r5, r0, r8, ror #3 │ │ │ │ │ tsteq r0, r0, lsr #23 │ │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ │ @ instruction: 0x0110dbd0 │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, lsr #11 │ │ │ │ │ tsteq r0, r0, ror #23 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r0, lsr ip │ │ │ │ │ + adcseq sp, r0, r8, lsl #24 │ │ │ │ │ tsteq r0, r8, lsr #23 │ │ │ │ │ @ instruction: 0x0110dbf0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0110dbd8 │ │ │ │ │ tsteq r0, r0, lsl #19 │ │ │ │ │ tsteq r0, r0, lsl #24 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2411888,25 +2411660,25 @@ │ │ │ │ │ @ instruction: 0x0110dbf8 │ │ │ │ │ adcseq r9, r9, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r4, r0, r0, r0 │ │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr ip │ │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ │ - tsteq r0, r8, lsr #25 │ │ │ │ │ - eoreq r3, r2, #0, 10 │ │ │ │ │ + eoreq r3, r2, #24, 10 @ 0x6000000 │ │ │ │ │ adcseq sp, pc, r8, lsr ip @ │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ tsteq r0, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r0, ror #27 │ │ │ │ │ @ instruction: 0x01163290 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr ip │ │ │ │ │ + @ instruction: 0x0110dcb0 │ │ │ │ │ + andle lr, r1, r1, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110dc98 │ │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, ror r2 │ │ │ │ │ tsteq r6, r0, asr #5 │ │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ │ @@ -2411918,29 +2411690,29 @@ │ │ │ │ │ @ instruction: 0x0110dc90 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r0, r1, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110dcb8 │ │ │ │ │ - @ instruction: 0x0110dcb0 │ │ │ │ │ - andle lr, r1, r1, lsl r7 │ │ │ │ │ - @ instruction: 0x0110dcd8 │ │ │ │ │ - andle r0, r0, r3, lsl #1 │ │ │ │ │ + tsteq r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #25 │ │ │ │ │ + @ instruction: 0x0110dcb8 │ │ │ │ │ + andle r0, r0, r3, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110dcd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110dcd8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110dcf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ │ tsteq r0, r0, lsl #26 │ │ │ │ │ @@ -2411954,41 +2411726,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #26 │ │ │ │ │ - tsteq r0, r8, lsl #27 │ │ │ │ │ - eoreq r3, r2, #72, 10 @ 0x12000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ │ + tsteq r0, r0, asr #26 │ │ │ │ │ + eoreq r3, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + @ instruction: 0x0110dd90 │ │ │ │ │ + @ instruction: 0xd00852bd │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110dd98 │ │ │ │ │ + tsteq r0, r8, lsl #27 │ │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ │ @ instruction: 0x011cc7b0 │ │ │ │ │ tsteq r0, r8, ror sp │ │ │ │ │ adcseq r9, pc, r8, asr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ tsteq r0, r0, lsl #27 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ - @ instruction: 0x0110dd90 │ │ │ │ │ - @ instruction: 0xd00852bd │ │ │ │ │ - tsteq r0, r0, lsl #28 │ │ │ │ │ - andle r0, r0, r3, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #27 │ │ │ │ │ + @ instruction: 0x0110dd98 │ │ │ │ │ + andle r0, r0, r3, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ddd0 │ │ │ │ │ @ instruction: 0x0110ddb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #7 │ │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ │ @@ -2411996,123 +2411768,123 @@ │ │ │ │ │ tsteq r0, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ddd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #28 │ │ │ │ │ + tsteq r0, r0, lsl #28 │ │ │ │ │ tsteq r0, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, ror #9 │ │ │ │ │ @ instruction: 0x0110ddf8 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ tsteq r4, r8, asr #6 │ │ │ │ │ @ instruction: 0x0110cb98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #28 │ │ │ │ │ - tsteq r0, r0, ror lr │ │ │ │ │ - eoreq r3, r2, #144, 10 @ 0x24000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ + tsteq r0, r0, asr #28 │ │ │ │ │ + eoreq r3, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + tsteq r0, r8, ror lr │ │ │ │ │ + andle r0, r9, ip, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110de90 │ │ │ │ │ + tsteq r0, r0, ror lr │ │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01126ed8 │ │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ │ - andle r0, r9, ip, lsr #11 │ │ │ │ │ - tsteq r0, r0, asr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110de98 │ │ │ │ │ + @ instruction: 0x0110de90 │ │ │ │ │ andle r0, r0, r3, rrx │ │ │ │ │ tsteq r0, r8, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsr ip │ │ │ │ │ @ instruction: 0x0116a590 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110de98 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110deb0 │ │ │ │ │ tsteq r0, r8, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r7, [lr], r0 @ │ │ │ │ │ + adceq r7, lr, r0, asr #24 │ │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110deb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ded0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ded8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110def0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #30 │ │ │ │ │ tsteq r0, r8, lsr #30 │ │ │ │ │ - tsteq r0, r8, asr pc │ │ │ │ │ - eoreq r3, r2, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r3, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r9], r8 │ │ │ │ │ tsteq r0, r0, lsr #30 │ │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, asr #30 │ │ │ │ │ + tsteq r0, r0, ror #30 │ │ │ │ │ + andle r6, r2, r9, lsl #13 │ │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ @ instruction: 0x0117f5f8 │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #30 │ │ │ │ │ - tsteq r0, r0, ror #30 │ │ │ │ │ - andle r6, r2, r9, lsl #13 │ │ │ │ │ - tsteq r0, r8, lsl #31 │ │ │ │ │ - mulle r0, sl, r3 │ │ │ │ │ + tsteq r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ │ + mulle r0, sl, r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110df90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ │ tsteq r0, r0, lsr #31 │ │ │ │ │ @ instruction: 0x011cc7b0 │ │ │ │ │ @ instruction: 0x0110dfb8 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0110dfb0 │ │ │ │ │ @@ -2412302,43 +2412074,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110e2b0 │ │ │ │ │ - tsteq r0, r0, ror #5 │ │ │ │ │ - eoreq r3, r2, #32, 12 @ 0x2000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e2b8 │ │ │ │ │ + @ instruction: 0x0110e2b0 │ │ │ │ │ + eoreq r3, r2, #56, 12 @ 0x3800000 │ │ │ │ │ + tsteq r0, r8, ror #5 │ │ │ │ │ + andle r3, r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110e2f0 │ │ │ │ │ + tsteq r0, r0, ror #5 │ │ │ │ │ @ instruction: 0x0110e2d8 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ tsteq r7, r8, lsl r7 @ │ │ │ │ │ @ instruction: 0x0110ccf0 │ │ │ │ │ - tsteq r0, r8, ror #5 │ │ │ │ │ - andle r3, r3, r8, lsr r2 │ │ │ │ │ - tsteq r0, r0, lsl r3 │ │ │ │ │ - andle r0, r0, sl, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e2f8 │ │ │ │ │ + @ instruction: 0x0110e2f0 │ │ │ │ │ + andle r0, r0, sl, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2412350,23 +2412122,23 @@ │ │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ │ rscseq r8, r9, r0, lsl #21 │ │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsl #7 │ │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ │ - @ instruction: 0x0110e3f0 │ │ │ │ │ - eoreq r3, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r3, r2, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116a6f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #7 │ │ │ │ │ + @ instruction: 0x0110e3f8 │ │ │ │ │ + andle r9, r9, lr, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e3d0 │ │ │ │ │ @ instruction: 0x0110e398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr r1 │ │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ │ @@ -2412380,75 +2412152,75 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e3d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ │ + @ instruction: 0x0110e3f0 │ │ │ │ │ tsteq r0, r8, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, asr r2 │ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ │ - @ instruction: 0x0110e3f8 │ │ │ │ │ - andle r9, r9, lr, ror sp │ │ │ │ │ - tsteq r0, r0, asr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr #8 │ │ │ │ │ + tsteq r0, r0, lsr #8 │ │ │ │ │ ldrdle r0, [r0], -r8 │ │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ tsteq r7, r8, lsr #15 @ │ │ │ │ │ @ instruction: 0x0110cd90 │ │ │ │ │ adceq r7, sp, r0, asr #3 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, asr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #9 │ │ │ │ │ - tsteq r0, r0, lsr #9 │ │ │ │ │ - eoreq r3, r2, #176, 12 @ 0xb000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #9 │ │ │ │ │ + tsteq r0, r0, lsl #9 │ │ │ │ │ + eoreq r3, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + tsteq r0, r8, lsr #9 │ │ │ │ │ + strdle r2, [r0], -sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110e4b0 │ │ │ │ │ - tsteq r0, r8, lsr #9 │ │ │ │ │ - strdle r2, [r0], -sl │ │ │ │ │ - tsteq r0, r0, lsr r5 │ │ │ │ │ - @ instruction: 0xd00001bf │ │ │ │ │ + tsteq r0, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e4b8 │ │ │ │ │ + @ instruction: 0x0110e4b0 │ │ │ │ │ + @ instruction: 0xd00001bf │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr r5 │ │ │ │ │ + tsteq r0, r0, lsr r5 │ │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110e4f0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r0, r8, ror #9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2412465,16 +2412237,16 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #10 │ │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ │ tsteq r0, r8, lsr #10 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r8, [pc, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #12 │ │ │ │ │ tsteq r0, r8, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, asr r5 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ tsteq r7, r8, asr #10 @ │ │ │ │ │ @@ -2412764,93 +2412536,93 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #19 │ │ │ │ │ - tsteq r0, r8, lsl sl │ │ │ │ │ - eoreq r3, r2, #248, 12 @ 0xf800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110e9f0 │ │ │ │ │ + tsteq r0, r8, ror #19 │ │ │ │ │ + eoreq r3, r2, #16, 14 @ 0x400000 │ │ │ │ │ + tsteq r0, r0, lsr #20 │ │ │ │ │ + mulle r2, r5, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ @ instruction: 0x01183ab0 │ │ │ │ │ tsteq r0, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #20 │ │ │ │ │ - tsteq r0, r0, lsr #20 │ │ │ │ │ - mulle r2, r5, r2 │ │ │ │ │ - tsteq r0, r8, asr #20 │ │ │ │ │ - andle r0, r0, r5, asr #1 │ │ │ │ │ + tsteq r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ │ + tsteq r0, r8, lsr #20 │ │ │ │ │ + andle r0, r0, r5, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #21 │ │ │ │ │ tsteq r0, r0, asr #21 │ │ │ │ │ - tsteq r0, r0, ror #21 │ │ │ │ │ - eoreq r3, r2, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r3, r2, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0110ea98 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, ror r1 │ │ │ │ │ tsteq r0, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0110ea90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ │ @ instruction: 0x0110eab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ │ @ instruction: 0x0116a7d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #21 │ │ │ │ │ + tsteq r0, r8, ror #21 │ │ │ │ │ + @ instruction: 0xd0002aba │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ead0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ead8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110eaf0 │ │ │ │ │ - tsteq r0, r8, ror #21 │ │ │ │ │ - @ instruction: 0xd0002aba │ │ │ │ │ - tsteq r0, r0, lsl fp │ │ │ │ │ - andle r0, r0, r4, ror r0 │ │ │ │ │ + tsteq r0, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110eaf8 │ │ │ │ │ + @ instruction: 0x0110eaf0 │ │ │ │ │ + andle r0, r0, r4, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsl fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110eb90 │ │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ │ @ instruction: 0x011cc7b0 │ │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ │ @@ -2413416,41 +2413188,41 @@ │ │ │ │ │ @ instruction: 0x0110f3f8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r0, r0, lsl #8 @ │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl r4 @ │ │ │ │ │ - tsteq r0, r8, asr #8 @ │ │ │ │ │ - eoreq r3, r2, #136, 14 @ 0x2200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r4 @ │ │ │ │ │ + tsteq r0, r8, lsl r4 @ │ │ │ │ │ + eoreq r3, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + tsteq r0, r0, asr r4 @ │ │ │ │ │ + andle r7, r3, r3, ror sl │ │ │ │ │ @ instruction: 0x0110f2b8 │ │ │ │ │ tsteq r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr r4 @ │ │ │ │ │ - tsteq r0, r0, asr r4 @ │ │ │ │ │ - andle r7, r3, r3, ror sl │ │ │ │ │ - tsteq r0, r0, asr #9 @ │ │ │ │ │ - andle r0, r0, r6, lsl r2 │ │ │ │ │ + tsteq r0, r8, asr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #8 @ │ │ │ │ │ + tsteq r0, r8, asr r4 @ │ │ │ │ │ + andle r0, r0, r6, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #9 @ │ │ │ │ │ + tsteq r0, r0, asr #9 @ │ │ │ │ │ tsteq r0, r0, lsl #9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r0, lr, r8, r7 │ │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ smlabteq sp, r8, sp, sp │ │ │ │ │ @ instruction: 0x0110f498 │ │ │ │ │ @@ -2413461,16 +2413233,16 @@ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ @ instruction: 0x0110f4b0 │ │ │ │ │ rscseq r8, fp, r0, asr #28 │ │ │ │ │ @ instruction: 0x0110f4b8 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #24 @ │ │ │ │ │ @ instruction: 0x0110f4d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, lr, r8, lsr #15 │ │ │ │ │ tsteq r6, r8, ror r8 │ │ │ │ │ tsteq r0, r8, lsl #9 @ │ │ │ │ │ @@ -2413642,15 +2413414,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl #15 @ │ │ │ │ │ tsteq r0, r8, lsr #15 @ │ │ │ │ │ @ instruction: 0x0110f798 │ │ │ │ │ @ instruction: 0x0110f790 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq r0, r8, lsr #14 @ │ │ │ │ │ - sbceq r1, r3, r8, asr pc │ │ │ │ │ + sbceq r1, r3, r0, lsr pc │ │ │ │ │ tsteq r0, r0, lsr #15 @ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0110f9f0 │ │ │ │ │ @ instruction: 0x0110f7b0 │ │ │ │ │ @ instruction: 0x0110f7d0 │ │ │ │ │ @@ -2413957,42 +2413729,42 @@ │ │ │ │ │ @ instruction: 0x0116a890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #25 @ │ │ │ │ │ tsteq r0, r0, lsl #25 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, asr ip │ │ │ │ │ + adcseq r0, r6, r0, lsr #24 │ │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsr #25 @ │ │ │ │ │ + @ instruction: 0x0110fcb0 │ │ │ │ │ @ instruction: 0x0110fc98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ - @ instruction: 0x0110fcd8 │ │ │ │ │ - eoreq r3, r2, #208, 14 @ 0x3400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110fcb0 │ │ │ │ │ + tsteq r0, r8, lsr #25 @ │ │ │ │ │ + eoreq r3, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + tsteq r0, r0, ror #25 @ │ │ │ │ │ + andle r2, r7, r3, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #25 @ │ │ │ │ │ tsteq r0, r0, asr #25 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r6, r8, lsr sp │ │ │ │ │ @ instruction: 0x0110fc90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fcd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #25 @ │ │ │ │ │ - tsteq r0, r0, ror #25 @ │ │ │ │ │ - andle r2, r7, r3, asr r8 │ │ │ │ │ - tsteq r0, r0, lsr sp @ │ │ │ │ │ - ldrdle r0, [r0], -r4 │ │ │ │ │ + @ instruction: 0x0110fcd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #26 @ │ │ │ │ │ + tsteq r0, r8, ror #25 @ │ │ │ │ │ + ldrdle r0, [r0], -r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #0, 16 │ │ │ │ │ tsteq r1, r8, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2414000,33 +2413772,33 @@ │ │ │ │ │ @ instruction: 0x0110fcf8 │ │ │ │ │ tsteq r1, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r0, lsr sp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr sp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror sp @ │ │ │ │ │ - tsteq r0, r0, asr #27 @ │ │ │ │ │ - eoreq r3, r2, #24, 16 @ 0x180000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror sp @ │ │ │ │ │ + tsteq r0, r0, ror sp @ │ │ │ │ │ + eoreq r3, r2, #48, 16 @ 0x300000 │ │ │ │ │ + tsteq r0, r8, asr #27 @ │ │ │ │ │ + strdle r5, [r8], -r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fdb0 │ │ │ │ │ tsteq r0, r8, lsl #27 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ swpeq sp, r0, [ip] │ │ │ │ │ tsteq r6, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2414036,29 +2413808,29 @@ │ │ │ │ │ tsteq r0, r8, lsr #27 @ │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110fdd0 │ │ │ │ │ - tsteq r0, r8, asr #27 @ │ │ │ │ │ - strdle r5, [r8], -r0 │ │ │ │ │ - @ instruction: 0x0110fdf0 │ │ │ │ │ - andle r0, r0, sp, ror #5 │ │ │ │ │ + tsteq r0, r0, asr #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fdd8 │ │ │ │ │ + @ instruction: 0x0110fdd0 │ │ │ │ │ + andle r0, r0, sp, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110fdf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fdf8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #28 @ │ │ │ │ │ tsteq r0, r8, lsl lr @ │ │ │ │ │ @@ -2414074,74 +2413846,74 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq r0, r8, asr #28 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r7, r0, lsr #10 │ │ │ │ │ @ instruction: 0x0116a8f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, ror #28 @ │ │ │ │ │ - tsteq r0, r0, lsl #29 @ │ │ │ │ │ - eoreq r3, r2, #96, 16 @ 0x600000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #28 @ │ │ │ │ │ + tsteq r0, r0, ror #28 @ │ │ │ │ │ + eoreq r3, r2, #120, 16 @ 0x780000 │ │ │ │ │ + tsteq r0, r8, lsl #29 @ │ │ │ │ │ + andle r7, lr, r2, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110fe90 │ │ │ │ │ - tsteq r0, r8, lsl #29 @ │ │ │ │ │ - andle r7, lr, r2, asr pc │ │ │ │ │ - tsteq r0, r0, asr #29 @ │ │ │ │ │ - andle r0, r0, r4, ror #29 │ │ │ │ │ + tsteq r0, r0, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fe98 │ │ │ │ │ + @ instruction: 0x0110fe90 │ │ │ │ │ + andle r0, r0, r4, ror #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, asr #29 @ │ │ │ │ │ + tsteq r0, r0, asr #29 @ │ │ │ │ │ @ instruction: 0x0110feb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r7, r8, ror r7 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #120, 16 @ 0x780000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, asr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, ror #29 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, lsl #30 @ │ │ │ │ │ - tsteq r0, r8, lsr pc @ │ │ │ │ │ - eoreq r3, r2, #168, 16 @ 0xa80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsl pc @ │ │ │ │ │ + tsteq r0, r8, lsl #30 @ │ │ │ │ │ + eoreq r3, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + tsteq r0, r0, asr #30 @ │ │ │ │ │ + andle sl, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r0, lsl #31 @ │ │ │ │ │ + tsteq r0, r8, lsr pc @ │ │ │ │ │ tsteq r0, r0, lsr pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #18 │ │ │ │ │ - tsteq r0, r0, asr #30 @ │ │ │ │ │ - andle sl, r0, r8, lsl #23 │ │ │ │ │ - tsteq r0, r0, ror #31 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0110ff90 │ │ │ │ │ + tsteq r0, r0, lsl #31 @ │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ tsteq r0, r8, asr pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr r9 │ │ │ │ │ @@ -2414149,40 +2413921,40 @@ │ │ │ │ │ sbcseq ip, r4, r0, asr #23 │ │ │ │ │ tsteq r0, r8, ror pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0110ff90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #216, 16 @ 0xd80000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110ff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r0, r8, ror #31 @ │ │ │ │ │ + tsteq r0, r0, ror #31 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, asr r0 │ │ │ │ │ @ instruction: 0x0110ffb8 │ │ │ │ │ tsteq r0, r8, lsr #31 @ │ │ │ │ │ @ instruction: 0x0110ffd8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x0110ffd0 │ │ │ │ │ tsteq r0, r0, asr #31 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #31 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r0, r8, ror #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0110fff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ @@ -2414202,15 +2413974,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0128a23d │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, lsl #15 │ │ │ │ │ + strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x01291e91 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2414286,15 +2414058,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r5, r1, r8, ror r3 │ │ │ │ │ @ instruction: 0x01298471 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andseq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, lsl r9 │ │ │ │ │ + sbceq lr, r1, r0, asr #18 │ │ │ │ │ @ instruction: 0x01289a49 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2414304,15 +2414076,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x012fb770 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r0, lsr sl │ │ │ │ │ + sbceq r6, r2, r8, asr sl │ │ │ │ │ strdeq r1, [r9, -r9]! │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r8, asr #17 │ │ │ │ │ smulwteq r9, sp, sp │ │ │ │ │ @@ -2414340,15 +2414112,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlawbeq pc, r8, r7, fp @ │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, ror #29 │ │ │ │ │ + strheq sp, [r2], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x0128942d │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, asr r8 │ │ │ │ │ @ instruction: 0x0128939d │ │ │ │ │ @@ -2414502,15 +2414274,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x012fb8b0 │ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r0, asr #3 │ │ │ │ │ + sbceq fp, r2, r8, ror #3 │ │ │ │ │ @ instruction: 0x012883ad │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, sl, r0, lsl r2 │ │ │ │ │ @ instruction: 0x01288331 │ │ │ │ │ @@ -2414682,15 +2414454,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r0, asr #28 │ │ │ │ │ smulwteq r9, sp, fp │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, lsl #5 │ │ │ │ │ + strheq r7, [r2], #32 │ │ │ │ │ @ instruction: 0x012876e5 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2414748,15 +2414520,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r0, asr #23 │ │ │ │ │ smlawbeq r8, r1, r0, r4 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r8, asr r5 @ │ │ │ │ │ + adcseq fp, pc, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01286f35 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2414783,15 +2414555,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, sl, r0, lsl #6 │ │ │ │ │ @ instruction: 0x01286c6d │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, ror #14 │ │ │ │ │ + adcseq sl, ip, r8, lsl #15 │ │ │ │ │ ldrdeq r6, [r8, -r5]! │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2414813,15 +2414585,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r8, asr #12 │ │ │ │ │ @ instruction: 0x01293f75 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r0, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r0, r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x0128c831 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r0, asr #13 │ │ │ │ │ @ instruction: 0x01286b1d │ │ │ │ │ @@ -2414867,15 +2414639,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r8 │ │ │ │ │ smlawbeq r8, r9, r4, r6 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ @ instruction: 0x01286371 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r0, lsl #21 │ │ │ │ │ @ instruction: 0x01286245 │ │ │ │ │ @@ -2414915,27 +2414687,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r0, lsl ip │ │ │ │ │ @ instruction: 0x01285f29 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, lsr #16 │ │ │ │ │ + adcseq sl, pc, r0, asr r8 @ │ │ │ │ │ @ instruction: 0x01285e09 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r2, r0, lsl #1 │ │ │ │ │ @ instruction: 0x01293799 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq pc, [r1], #32 @ │ │ │ │ │ + ldrdeq pc, [r1], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x01285b61 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r8, lsl #20 │ │ │ │ │ @ instruction: 0x012859ad │ │ │ │ │ @@ -2414945,15 +2414717,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, lsr #17 │ │ │ │ │ smlawbeq r8, r1, r7, r5 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, lsl #30 │ │ │ │ │ + sbceq sp, r2, r8, asr pc │ │ │ │ │ @ instruction: 0x0128e031 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r1, r8, ror r0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2415053,15 +2414825,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, ror r1 │ │ │ │ │ ldrdeq r8, [r9, -r5]! │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r1, r2, r8, r6 │ │ │ │ │ + sbceq r1, r2, r0, asr #13 │ │ │ │ │ @ instruction: 0x012974bd │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r0, lsl r2 │ │ │ │ │ smlawteq r8, r1, r5, r5 │ │ │ │ │ @@ -2416232,51 +2416004,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r0 │ │ │ │ │ tsteq r1, r8, asr #32 │ │ │ │ │ - tsteq r1, r8, ror r0 │ │ │ │ │ - eoreq r3, r2, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r3, r2, #8, 18 @ 0x20000 │ │ │ │ │ tsteq r1, r0, asr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r0 │ │ │ │ │ + tsteq r1, r0, lsl #1 │ │ │ │ │ + andle r5, r8, r2, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, rrx │ │ │ │ │ tsteq r1, r0, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r6, [sp], r0 │ │ │ │ │ @ instruction: 0x0116a998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #1 │ │ │ │ │ - tsteq r1, r0, lsl #1 │ │ │ │ │ - andle r5, r8, r2, lsl r9 │ │ │ │ │ - ldrheq r2, [r1, -r0] │ │ │ │ │ - andle r0, r0, r7, lsl r2 │ │ │ │ │ + tsteq r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01112090 │ │ │ │ │ + tsteq r1, r8, lsl #1 │ │ │ │ │ + andle r0, r0, r7, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01112098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrheq r2, [r1, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [r1, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ ldrsbeq r2, [r1, -r8] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsbeq r2, [r1, -r0] │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2416292,69 +2416064,69 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr r1 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ - tsteq r1, r0, asr r1 │ │ │ │ │ - eoreq r3, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r3, r2, #80, 18 @ 0x140000 │ │ │ │ │ smlabteq lr, r0, r8, r9 │ │ │ │ │ umlalseq fp, r4, r8, r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr r1 │ │ │ │ │ + tsteq r1, r8, asr r1 │ │ │ │ │ + andle r5, r8, sl, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01112198 │ │ │ │ │ tsteq r1, r8, lsl #3 │ │ │ │ │ - tsteq r1, r8, asr r1 │ │ │ │ │ - andle r5, r8, sl, asr fp │ │ │ │ │ - @ instruction: 0x011121b0 │ │ │ │ │ ldrdle r0, [r0], -sp │ │ │ │ │ tsteq r1, r8, ror #2 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq r1, r0, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, pc, r8, ror lr @ │ │ │ │ │ @ instruction: 0x0116a9b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01112198 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011121b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011121b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011121d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011121d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #4 │ │ │ │ │ tsteq r1, r0, asr #4 │ │ │ │ │ - tsteq r1, r0, ror r3 │ │ │ │ │ - eoreq r3, r2, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r3, r2, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r1, r0, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ tsteq r4, r0, lsr #22 │ │ │ │ │ tsteq r6, r8, asr #19 │ │ │ │ │ tsteq r0, r0, ror #30 @ │ │ │ │ │ @@ -2416367,16 +2416139,16 @@ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq sp, r0, ror r2 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #4 │ │ │ │ │ + tsteq r1, r8, ror r3 │ │ │ │ │ + andle r8, lr, fp, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r2, sp, r0, lsl r2 │ │ │ │ │ @@ -2416420,15 +2416192,15 @@ │ │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ │ @ instruction: 0x01112290 │ │ │ │ │ adcseq ip, lr, r8, ror r2 │ │ │ │ │ tsteq r6, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #7 │ │ │ │ │ + tsteq r1, r0, ror r3 │ │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r0, r1, r0, lsl fp │ │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r1, r8, lsl r3 │ │ │ │ │ @@ -2416443,30 +2416215,30 @@ │ │ │ │ │ adcseq r9, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r8, ror #8 │ │ │ │ │ @ instruction: 0x0116a9f8 │ │ │ │ │ - tsteq r1, r8, ror r3 │ │ │ │ │ - andle r8, lr, fp, asr #28 │ │ │ │ │ - tsteq r1, r8, lsr #7 │ │ │ │ │ - strdle r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ │ + tsteq r1, r0, lsl #7 │ │ │ │ │ + strdle r0, [r0], -r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01112398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011123b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011123b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2416476,51 +2416248,51 @@ │ │ │ │ │ adcseq r7, r0, r8, lsr #7 │ │ │ │ │ @ instruction: 0x011e5e90 │ │ │ │ │ tsteq r1, r8, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ │ tsteq r6, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr r4 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ - tsteq r1, r8, asr #8 │ │ │ │ │ - eoreq r3, r2, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r3, r2, #224, 18 @ 0x380000 │ │ │ │ │ adcseq pc, r4, r0, lsl #31 │ │ │ │ │ strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr r4 │ │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ │ + andle r4, r4, r4, lsr r2 │ │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ adcseq fp, r7, r8, lsr #28 │ │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror r4 │ │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ │ - tsteq r1, r0, asr r4 │ │ │ │ │ - andle r4, r4, r4, lsr r2 │ │ │ │ │ - tsteq r1, r0, ror #9 │ │ │ │ │ andle r0, r0, r9, ror #1 │ │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011124f0 │ │ │ │ │ + tsteq r1, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ @ instruction: 0x01112498 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, asr #15 │ │ │ │ │ tsteq r6, r8, lsr #20 │ │ │ │ │ tsteq r1, r8, lsl #4 │ │ │ │ │ @@ -2416535,16 +2416307,16 @@ │ │ │ │ │ tsteq r6, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011124d8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011632d8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #224, 18 @ 0x380000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011124f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #10 │ │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r1, r0, r0, lr │ │ │ │ │ @@ -2416574,61 +2416346,61 @@ │ │ │ │ │ adcseq sp, r5, r8, lsr #8 │ │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #11 │ │ │ │ │ tsteq r1, r0, lsr #11 │ │ │ │ │ - @ instruction: 0x011125d0 │ │ │ │ │ - eoreq r3, r2, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r3, r2, #40, 20 @ 0x28000 │ │ │ │ │ @ instruction: 0x01112590 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x01112598 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #11 │ │ │ │ │ + @ instruction: 0x011125d8 │ │ │ │ │ + andle r9, lr, ip, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #11 │ │ │ │ │ @ instruction: 0x011125b8 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #11 │ │ │ │ │ - @ instruction: 0x011125d8 │ │ │ │ │ - andle r9, lr, ip, asr r2 │ │ │ │ │ - tsteq r1, r0, lsr r6 │ │ │ │ │ - andle r0, r0, r7, ror r2 │ │ │ │ │ + @ instruction: 0x011125d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #11 │ │ │ │ │ + tsteq r1, r0, ror #11 │ │ │ │ │ + andle r0, r0, r7, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ │ @ instruction: 0x011125f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, sl, r8, ror r0 │ │ │ │ │ tsteq r6, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r6 │ │ │ │ │ + tsteq r1, r0, lsr r6 │ │ │ │ │ tsteq r1, r8, lsl r6 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x011125b0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, lr, r8, lsr #8 │ │ │ │ │ tsteq r6, r0, lsr #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #40, 20 @ 0x28000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2416662,36 +2416434,36 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011126b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #14 │ │ │ │ │ @ instruction: 0x011126f8 │ │ │ │ │ - tsteq r1, r8, lsr #14 │ │ │ │ │ - eoreq r3, r2, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r3, r2, #112, 20 @ 0x70000 │ │ │ │ │ @ instruction: 0x011126f0 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #14 │ │ │ │ │ + tsteq r1, r0, lsr r7 │ │ │ │ │ + andle r4, r4, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #16 │ │ │ │ │ + tsteq r1, r8, lsr #14 │ │ │ │ │ tsteq r1, r0, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116aab8 │ │ │ │ │ - tsteq r1, r0, lsr r7 │ │ │ │ │ - andle r4, r4, r0, asr #7 │ │ │ │ │ - tsteq r1, r8, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r8 │ │ │ │ │ + tsteq r1, r8, asr #16 │ │ │ │ │ andle r0, r0, r9, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x011127f8 │ │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @@ -2416753,24 +2416525,24 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsr r8 │ │ │ │ │ @ instruction: 0x0116aad0 │ │ │ │ │ tsteq r1, r0, asr #16 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r4, [r4], r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ │ ldrdeq r7, [r1], #120 @ 0x78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2416778,85 +2416550,85 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01112898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011128b8 │ │ │ │ │ - tsteq r1, r0, ror #17 │ │ │ │ │ - eoreq r3, r2, #160, 20 @ 0xa0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #17 │ │ │ │ │ + @ instruction: 0x011128b8 │ │ │ │ │ + eoreq r3, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + tsteq r1, r8, ror #17 │ │ │ │ │ + andle r4, r4, r2, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011128d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011128f0 │ │ │ │ │ - tsteq r1, r8, ror #17 │ │ │ │ │ - andle r4, r4, r2, lsr #6 │ │ │ │ │ - tsteq r1, r0, lsr #18 │ │ │ │ │ - mulle r0, sp, r0 │ │ │ │ │ + tsteq r1, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011128f8 │ │ │ │ │ + @ instruction: 0x011128f0 │ │ │ │ │ + mulle r0, sp, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #18 │ │ │ │ │ + tsteq r1, r0, lsr #18 │ │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, asr #6 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq sp, r0, sl, r9 │ │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #18 │ │ │ │ │ tsteq r1, r8, asr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r7, [r5], r8 │ │ │ │ │ + adcseq r7, r5, r8, lsl #25 │ │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #19 │ │ │ │ │ - @ instruction: 0x011129b0 │ │ │ │ │ - eoreq r3, r2, #232, 20 @ 0xe8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #19 │ │ │ │ │ + tsteq r1, r0, lsl #19 │ │ │ │ │ + eoreq r3, r2, #0, 22 │ │ │ │ │ + @ instruction: 0x011129b8 │ │ │ │ │ + andle r2, r0, pc, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #19 │ │ │ │ │ tsteq r2, r0, lsr r0 @ │ │ │ │ │ strdeq fp, [r0, #-128] @ 0xffffff80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #19 │ │ │ │ │ - @ instruction: 0x011129b8 │ │ │ │ │ - andle r2, r0, pc, lsr #22 │ │ │ │ │ - @ instruction: 0x01112b90 │ │ │ │ │ - @ instruction: 0xd00003b3 │ │ │ │ │ + @ instruction: 0x011129b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ │ + tsteq r1, r0, asr #19 │ │ │ │ │ + @ instruction: 0xd00003b3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ │ @ instruction: 0x011129d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ tsteq r1, r0, lsr #16 │ │ │ │ │ @@ -2416950,29 +2416722,29 @@ │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r0, [r6], r0 │ │ │ │ │ tsteq r1, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01112b98 │ │ │ │ │ + @ instruction: 0x01112b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ │ tsteq r1, r0, ror #22 │ │ │ │ │ tsteq r1, r0, lsl #23 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ adcseq r3, r5, r0, lsl #21 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #0, 22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01112b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01112bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2416990,19 +2416762,19 @@ │ │ │ │ │ tsteq r1, r8, ror #23 │ │ │ │ │ @ instruction: 0x01112bd8 │ │ │ │ │ @ instruction: 0x01112bf0 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #24 │ │ │ │ │ - tsteq r1, r0, ror ip │ │ │ │ │ - eoreq r3, r2, #48, 22 @ 0xc000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl ip │ │ │ │ │ + tsteq r1, r8, lsl #24 │ │ │ │ │ + eoreq r3, r2, #72, 22 @ 0x12000 │ │ │ │ │ + tsteq r1, r8, ror ip │ │ │ │ │ + mulle r7, sp, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr ip │ │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, sl, r0, asr #14 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2417014,33 +2416786,33 @@ │ │ │ │ │ tsteq r1, r8, asr #24 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #25 │ │ │ │ │ + tsteq r1, r0, ror ip │ │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, ip, r8, ror #7 │ │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ │ - tsteq r1, r8, ror ip │ │ │ │ │ - mulle r7, sp, r6 │ │ │ │ │ - @ instruction: 0x01112cf8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #25 │ │ │ │ │ + tsteq r1, r0, lsr #25 │ │ │ │ │ andle r0, r0, pc, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x01112c90 │ │ │ │ │ tsteq r1, r0, lsl #25 │ │ │ │ │ @ instruction: 0x01112c98 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #25 │ │ │ │ │ tsteq r1, r8, asr #25 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r1, r0, asr #25 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2417052,17 +2416824,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01112cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01112cf8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, lsl sp │ │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ │ tsteq r1, r0, lsr #26 │ │ │ │ │ @@ -2417247,26 +2417019,26 @@ │ │ │ │ │ tsteq r1, r8, ror #31 │ │ │ │ │ @ instruction: 0x01112ff0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl #30 │ │ │ │ │ - sbceq r8, r5, r0, lsl #23 │ │ │ │ │ + sbceq r0, r6, r0, lsl #23 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ tsteq r1, r0, lsl r0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #1 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ - ldrheq r3, [r1, -r8] │ │ │ │ │ - eoreq r3, r2, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r3, r2, #144, 22 @ 0x24000 │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r9, r8, lsr pc @ │ │ │ │ │ @ instruction: 0x0116ab90 │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ ldrshteq r7, [r9], #48 @ 0x30 │ │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ │ @@ -2417279,44 +2417051,44 @@ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq pc, r8, r0, lsr #12 │ │ │ │ │ tsteq r1, r8, lsr #30 │ │ │ │ │ tsteq r1, r8, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #1 │ │ │ │ │ + tsteq r1, r0, asr #1 │ │ │ │ │ + andle r9, r5, r5, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ tsteq r1, r0, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ tsteq r6, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [r1, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #1 │ │ │ │ │ - tsteq r1, r0, asr #1 │ │ │ │ │ - andle r9, r5, r5, lsr #8 │ │ │ │ │ - ldrsheq r3, [r1, -r0] │ │ │ │ │ - andle r0, r0, r5, asr #4 │ │ │ │ │ + ldrheq r3, [r1, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [r1, -r8] │ │ │ │ │ + tsteq r1, r8, asr #1 │ │ │ │ │ + andle r0, r0, r5, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #168, 22 @ 0x2a000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrsheq r3, [r1, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r1, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2417334,43 +2417106,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #2 │ │ │ │ │ - @ instruction: 0x01113190 │ │ │ │ │ - eoreq r3, r2, #192, 22 @ 0x30000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ │ + tsteq r1, r8, ror #2 │ │ │ │ │ + eoreq r3, r2, #216, 22 @ 0x36000 │ │ │ │ │ + @ instruction: 0x01113198 │ │ │ │ │ + andle r9, r5, pc, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #3 │ │ │ │ │ - @ instruction: 0x01113198 │ │ │ │ │ - andle r9, r5, pc, ror #12 │ │ │ │ │ - tsteq r1, r8, asr #3 │ │ │ │ │ - andle r0, r0, r0, ror #5 │ │ │ │ │ + @ instruction: 0x01113190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ + tsteq r1, r0, lsr #3 │ │ │ │ │ + andle r0, r0, r0, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011131b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011131d0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, ror r1 │ │ │ │ │ @ instruction: 0x011131f0 │ │ │ │ │ @ instruction: 0x011131d8 │ │ │ │ │ umlalseq lr, r1, r0, r3 │ │ │ │ │ @@ -2417392,29 +2417164,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r2 │ │ │ │ │ - tsteq r1, r8, ror r2 │ │ │ │ │ - eoreq r3, r2, #8, 24 @ 0x800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ │ + tsteq r1, r0, asr r2 │ │ │ │ │ + eoreq r3, r2, #32, 24 @ 0x2000 │ │ │ │ │ + tsteq r1, r8, lsr r3 │ │ │ │ │ + andle r1, r5, pc, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #6 │ │ │ │ │ - tsteq r1, r8, lsr r3 │ │ │ │ │ - andle r1, r5, pc, ror r7 │ │ │ │ │ + tsteq r1, r8, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #6 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01113290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01113298 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr #5 │ │ │ │ │ @@ -2417453,30 +2417225,30 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ - tsteq r1, r8, asr r5 │ │ │ │ │ + tsteq r1, r0, asr #6 │ │ │ │ │ andle r0, r0, r6, asr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq r8, [lr], r0 @ │ │ │ │ │ tsteq r1, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #10 │ │ │ │ │ + tsteq r1, r8, asr r5 │ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r0, r0, ror #23 │ │ │ │ │ qsubeq sp, r8, pc @ │ │ │ │ │ smlabbeq ip, r8, r2, r6 │ │ │ │ │ @ instruction: 0x0116abd8 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ @@ -2417492,21 +2417264,21 @@ │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawbeq pc, r0, r0, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawbeq pc, r0, r0, sp @ │ │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ │ - sbceq r1, r0, r0, ror r1 │ │ │ │ │ + sbceq r1, r0, r0, lsr #2 │ │ │ │ │ @ instruction: 0x011133f0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r1, r8, ror #7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, pc, r8, ror #3 │ │ │ │ │ + adcseq sl, pc, r0, asr #3 │ │ │ │ │ @ instruction: 0x011133f8 │ │ │ │ │ tsteq r1, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mrseq r5, SPSR_irq │ │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ @@ -2417582,23 +2417354,23 @@ │ │ │ │ │ tsteq r1, r8, lsr r5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r5, r8, asr #7 │ │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r0, r0, ror r1 │ │ │ │ │ + sbceq r1, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ tsteq r1, r0, asr r5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #32, 24 @ 0x2000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2417607,15 +2417379,15 @@ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r1, r0, ror r8 │ │ │ │ │ sbceq r9, r1, r0, ror r6 │ │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq r1, r0, lsr #11 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r7, pc, r8, asr #4 │ │ │ │ │ + adceq r7, pc, r0, lsl r2 @ │ │ │ │ │ tsteq r4, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011133d8 │ │ │ │ │ tsteq r1, r8, ror #11 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x011135b0 │ │ │ │ │ cmpeq r0, r0, asr r3 │ │ │ │ │ @@ -2417670,67 +2417442,67 @@ │ │ │ │ │ tsteq r1, r8, lsl #13 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01113698 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r1, r0, lsl #13 │ │ │ │ │ - adcseq sl, pc, r8, ror #3 │ │ │ │ │ + adcseq sl, pc, r0, asr #3 │ │ │ │ │ tsteq r1, r8, lsr #13 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r1, r0, lsl #11 │ │ │ │ │ strdeq fp, [r0, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011136b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011136d0 │ │ │ │ │ - tsteq r1, r0, lsl #14 │ │ │ │ │ - eoreq r3, r2, #80, 24 @ 0x5000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011136d8 │ │ │ │ │ + @ instruction: 0x011136d0 │ │ │ │ │ + eoreq r3, r2, #104, 24 @ 0x6800 │ │ │ │ │ + tsteq r1, r8, lsl #14 │ │ │ │ │ + @ instruction: 0xd007b4b1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #14 │ │ │ │ │ + tsteq r1, r0, lsl #14 │ │ │ │ │ @ instruction: 0x011136f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116abf0 │ │ │ │ │ - tsteq r1, r8, lsl #14 │ │ │ │ │ - @ instruction: 0xd007b4b1 │ │ │ │ │ - tsteq r1, r8, ror #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr r7 │ │ │ │ │ + tsteq r1, r0, lsr #14 │ │ │ │ │ andle r0, r0, sp, ror #8 │ │ │ │ │ tsteq r1, r8, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, rrx │ │ │ │ │ tsteq r6, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r7 │ │ │ │ │ + tsteq r1, r8, ror #14 │ │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r5, [r6], r0 │ │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #104, 24 @ 0x6800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd0a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2417738,48 +2417510,48 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011137d0 │ │ │ │ │ tsteq r1, r8, asr #15 │ │ │ │ │ - tsteq r1, r8, lsr #16 │ │ │ │ │ - eoreq r3, r2, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r3, r2, #176, 24 @ 0xb000 │ │ │ │ │ tsteq r1, r0, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r2, r0, asr #3 │ │ │ │ │ tsteq r6, r0, lsr #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011137d0 │ │ │ │ │ + tsteq r1, r0, lsr r8 │ │ │ │ │ + andle lr, r7, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011137f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r4, [r7], r8 │ │ │ │ │ tsteq r6, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011137f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #19 │ │ │ │ │ + tsteq r1, r8, lsr #16 │ │ │ │ │ tsteq r1, r8, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr ip │ │ │ │ │ @ instruction: 0x01113390 │ │ │ │ │ sbcseq pc, r4, r8, asr sl @ │ │ │ │ │ tsteq r1, r0, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr ip │ │ │ │ │ - tsteq r1, r0, lsr r8 │ │ │ │ │ - andle lr, r7, r0, ror fp │ │ │ │ │ - tsteq r1, r0, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #19 │ │ │ │ │ + tsteq r1, r0, ror #19 │ │ │ │ │ andle r0, r0, ip, lsl #6 │ │ │ │ │ tsteq r1, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r8, lsl fp │ │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ │ ldrdeq r4, [r0], #120 @ 0x78 │ │ │ │ │ @@ -2417879,52 +2417651,52 @@ │ │ │ │ │ ldrdeq r2, [r3], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, ror r8 │ │ │ │ │ @ instruction: 0x011139d8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl sl │ │ │ │ │ tsteq r1, r8, lsl #20 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror sl │ │ │ │ │ tsteq r1, r0, ror sl │ │ │ │ │ - tsteq r1, r0, ror sp │ │ │ │ │ - eoreq r3, r2, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r3, r2, #248, 24 @ 0xf800 │ │ │ │ │ tsteq r1, r8, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strheq r2, [sp, -r8] │ │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror sl │ │ │ │ │ + tsteq r1, r8, ror sp │ │ │ │ │ + mulle r7, sp, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq sl, [lr], r0 │ │ │ │ │ @ instruction: 0x0116ac98 │ │ │ │ │ tsteq r1, r8, asr #16 │ │ │ │ │ @@ -2417968,15 +2417740,15 @@ │ │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, lsr fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r6, r0, ror r0 │ │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ - sbceq lr, r1, r8, ror #13 │ │ │ │ │ + sbceq lr, r1, r0, asr r8 │ │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r1, r8, asr fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r1, r0, ror #22 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ │ @@ -2418003,15 +2417775,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ @ instruction: 0x01113bd8 │ │ │ │ │ @ instruction: 0x01113bb8 │ │ │ │ │ @ instruction: 0x01113bd0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrshteq pc, [r5], r8 @ │ │ │ │ │ + adcseq pc, r5, r8, lsr #24 │ │ │ │ │ tsteq r1, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, asr #23 │ │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ │ tsteq r1, r0, lsr #23 │ │ │ │ │ @@ -2418096,41 +2417868,41 @@ │ │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r1, r8, asr #26 │ │ │ │ │ tsteq r1, r8, lsr sp │ │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r8, ror #13 │ │ │ │ │ + sbceq lr, r1, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qaddeq sp, r8, fp │ │ │ │ │ tsteq r1, r8, asr sp │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #27 │ │ │ │ │ - tsteq r1, r8, ror sp │ │ │ │ │ - mulle r7, sp, lr │ │ │ │ │ - tsteq r1, r8, lsr #27 │ │ │ │ │ - andle r0, r0, r0, lsl #12 │ │ │ │ │ + tsteq r1, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ + tsteq r1, r0, lsl #27 │ │ │ │ │ + andle r0, r0, r0, lsl #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01113db0 │ │ │ │ │ + tsteq r1, r8, lsr #27 │ │ │ │ │ adcseq r3, r1, r0, lsl r7 │ │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #248, 24 @ 0xf800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01113db0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ │ @ instruction: 0x01113dd0 │ │ │ │ │ @@ -2418148,101 +2417920,101 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01113dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #28 │ │ │ │ │ - tsteq r1, r0, asr #28 │ │ │ │ │ - eoreq r3, r2, #40, 26 @ 0xa00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ │ + tsteq r1, r0, lsr #28 │ │ │ │ │ + eoreq r3, r2, #64, 26 @ 0x1000 │ │ │ │ │ + tsteq r1, r8, asr #28 │ │ │ │ │ + andle fp, r8, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ │ - tsteq r1, r8, asr #28 │ │ │ │ │ - andle fp, r8, r0, asr pc │ │ │ │ │ - tsteq r1, r0, lsr #29 │ │ │ │ │ - strdle r0, [r0], -lr │ │ │ │ │ + tsteq r1, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr lr │ │ │ │ │ + tsteq r1, r0, asr lr │ │ │ │ │ + strdle r0, [r0], -lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #29 │ │ │ │ │ tsteq r0, r0, lsr #8 @ │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, lr, r8, lsr #21 │ │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #29 │ │ │ │ │ + tsteq r1, r0, lsr #29 │ │ │ │ │ @ instruction: 0x01113e98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r8, asr r4 @ │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #64, 26 @ 0x1000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #29 │ │ │ │ │ strdeq r4, [sp], r0 @ │ │ │ │ │ strdeq sp, [pc, -r8]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #29 │ │ │ │ │ - tsteq r1, r8, lsr #30 │ │ │ │ │ - eoreq r3, r2, #112, 26 @ 0x1c00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113ef0 │ │ │ │ │ + tsteq r1, r8, ror #29 │ │ │ │ │ + eoreq r3, r2, #136, 26 @ 0x2200 │ │ │ │ │ + tsteq r1, r0, lsr pc │ │ │ │ │ + andle r2, r2, r1, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #30 │ │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr pc │ │ │ │ │ + tsteq r1, r8, lsr #30 │ │ │ │ │ tsteq r1, r0, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r2, r8, ror r6 │ │ │ │ │ @ instruction: 0x0116acf8 │ │ │ │ │ - tsteq r1, r0, lsr pc │ │ │ │ │ - andle r2, r2, r1, lsr #21 │ │ │ │ │ - tsteq r1, r8, ror #30 │ │ │ │ │ - andle r0, r0, r3, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ │ + tsteq r1, r8, lsr pc │ │ │ │ │ + andle r0, r0, r3, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, lsl #31 │ │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ │ @ instruction: 0x01113f90 │ │ │ │ │ @@ -2418258,24 +2418030,24 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #31 │ │ │ │ │ tsteq r1, r0, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011ba9b0 │ │ │ │ │ tsteq r6, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01113fd8 │ │ │ │ │ - tsteq r1, r0, lsl r0 │ │ │ │ │ - eoreq r3, r2, #184, 26 @ 0x2e00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #31 │ │ │ │ │ + @ instruction: 0x01113fd8 │ │ │ │ │ + eoreq r3, r2, #208, 26 @ 0x3400 │ │ │ │ │ + tsteq r1, r8, lsl r0 │ │ │ │ │ + strdle r2, [r2], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01113ff8 │ │ │ │ │ @ instruction: 0x01113ff0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ - adcseq lr, r0, r0, lsr sp │ │ │ │ │ + adcseq lr, r0, r8, lsl #26 │ │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r0, lsl #31 │ │ │ │ │ @@ -2418291,15 +2418063,15 @@ │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r0, lsl #21 │ │ │ │ │ @ instruction: 0x01284d29 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ ... │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, asr #2 │ │ │ │ │ + sbceq ip, r2, r0, lsr #2 │ │ │ │ │ smlawbeq r8, r5, r4, r4 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, asr sl │ │ │ │ │ smlawbeq r9, r5, r0, r8 │ │ │ │ │ @@ -2418651,15 +2418423,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r8, lsl lr │ │ │ │ │ sbcseq r3, lr, r1, ror #23 │ │ │ │ │ @ instruction: 0x011144d0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, asr #27 │ │ │ │ │ + adcseq sl, sp, r8, ror sp │ │ │ │ │ sbcseq r3, lr, r9, asr #21 │ │ │ │ │ @ instruction: 0x011144d0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2419263,67 +2419035,67 @@ │ │ │ │ │ cmpeq r2, r9, ror #10 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ ... │ │ │ │ │ adceq r8, fp, r0, lsl #23 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #32 │ │ │ │ │ - tsteq r1, r8, lsl r0 │ │ │ │ │ - strdle r2, [r2], -r5 │ │ │ │ │ - tsteq r1, r8, asr #32 │ │ │ │ │ - andle r0, r0, pc, rrx │ │ │ │ │ + tsteq r1, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #32 │ │ │ │ │ + tsteq r1, r0, lsr #32 │ │ │ │ │ + andle r0, r0, pc, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r0 │ │ │ │ │ + tsteq r1, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #208, 26 @ 0x3400 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01115090 │ │ │ │ │ - tsteq r1, r8, asr #1 │ │ │ │ │ - eoreq r3, r2, #0, 28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115098 │ │ │ │ │ + @ instruction: 0x01115090 │ │ │ │ │ + eoreq r3, r2, #24, 28 @ 0x180 │ │ │ │ │ + ldrsbeq r5, [r1, -r0] │ │ │ │ │ + andle r2, r2, r5, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [r1, -r8] │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, ror #18 │ │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r5, [r1, -r8] │ │ │ │ │ - ldrsbeq r5, [r1, -r0] │ │ │ │ │ - andle r2, r2, r5, ror #22 │ │ │ │ │ - tsteq r1, r0, asr r1 │ │ │ │ │ - andle r0, r0, r4, asr r0 │ │ │ │ │ + tsteq r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ + ldrsbeq r5, [r1, -r8] │ │ │ │ │ + andle r0, r0, r4, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #48, 28 @ 0x300 │ │ │ │ │ @ instruction: 0x01122af0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ │ tsteq r1, r0, lsl #2 │ │ │ │ │ @@ -2419343,17 +2419115,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115190 │ │ │ │ │ tsteq r1, r8, lsl #3 │ │ │ │ │ @@ -2419365,39 +2419137,39 @@ │ │ │ │ │ adcseq sp, r7, r0, ror #6 │ │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #3 │ │ │ │ │ + @ instruction: 0x011151d8 │ │ │ │ │ @ instruction: 0x011151b0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrhteq sl, [r8], r8 │ │ │ │ │ tsteq r0, r8, lsl #27 │ │ │ │ │ - @ instruction: 0x011151f0 │ │ │ │ │ - eoreq r3, r2, #72, 28 @ 0x480 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011151d8 │ │ │ │ │ + tsteq r1, r0, asr #3 │ │ │ │ │ + eoreq r3, r2, #96, 28 @ 0x600 │ │ │ │ │ + @ instruction: 0x011151f8 │ │ │ │ │ + andle r6, r7, r2, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd148 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #4 │ │ │ │ │ - @ instruction: 0x011151f8 │ │ │ │ │ - andle r6, r7, r2, ror #3 │ │ │ │ │ - tsteq r1, r0, lsl #5 │ │ │ │ │ - strdle r0, [r0], -r1 │ │ │ │ │ + @ instruction: 0x011151f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r2 │ │ │ │ │ + tsteq r1, r0, lsl #4 │ │ │ │ │ + strdle r0, [r0], -r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #120, 28 @ 0x780 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ │ tsteq r1, r0, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror #6 │ │ │ │ │ @@ -2419417,19 +2419189,19 @@ │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r3, sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #5 │ │ │ │ │ + tsteq r1, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #96, 28 @ 0x600 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2419437,37 +2419209,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011152d0 │ │ │ │ │ - tsteq r1, r8, lsl #6 │ │ │ │ │ - eoreq r3, r2, #144, 28 @ 0x900 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ │ + @ instruction: 0x011152d0 │ │ │ │ │ + eoreq r3, r2, #168, 28 @ 0xa80 │ │ │ │ │ + tsteq r1, r0, lsl r3 │ │ │ │ │ + andle r3, r9, r5, lsl #18 │ │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq fp, r5, r0, asr #12 │ │ │ │ │ @ instruction: 0x011152b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011152f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011152f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r3 │ │ │ │ │ + tsteq r1, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ - tsteq r1, r0, lsl r3 │ │ │ │ │ - andle r3, r9, r5, lsl #18 │ │ │ │ │ - tsteq r1, r0, lsl #7 │ │ │ │ │ - andle r0, r0, r7, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ │ + tsteq r1, r8, lsl r3 │ │ │ │ │ + andle r0, r0, r7, ror r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #6 │ │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #20 │ │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ │ @@ -2419483,18 +2419255,18 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ │ tsteq r4, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115390 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #168, 28 @ 0xa80 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #7 │ │ │ │ │ tsteq r1, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118b2f0 │ │ │ │ │ @ instruction: 0x0116adb8 │ │ │ │ │ @@ -2419509,43 +2419281,43 @@ │ │ │ │ │ tsteq r8, r0, asr sl │ │ │ │ │ @ instruction: 0x0116add0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011153d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011153f0 │ │ │ │ │ - tsteq r1, r8, lsl r4 │ │ │ │ │ - eoreq r3, r2, #216, 28 @ 0xd80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011153f0 │ │ │ │ │ + eoreq r3, r2, #240, 28 @ 0xf00 │ │ │ │ │ + tsteq r1, r0, lsr #8 │ │ │ │ │ + strdle r5, [r1], -r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #8 │ │ │ │ │ - tsteq r1, r0, lsr #8 │ │ │ │ │ - strdle r5, [r1], -r5 @ │ │ │ │ │ - tsteq r1, r0, asr r4 │ │ │ │ │ - andle r1, r0, lr, lsl r0 │ │ │ │ │ + tsteq r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r4 │ │ │ │ │ + tsteq r1, r8, lsr #8 │ │ │ │ │ + andle r1, r0, lr, lsl r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #8, 30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2419553,47 +2419325,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #9 │ │ │ │ │ - tsteq r1, r8, asr #9 │ │ │ │ │ - eoreq r3, r2, #32, 30 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011154b0 │ │ │ │ │ + tsteq r1, r0, lsr #9 │ │ │ │ │ + eoreq r3, r2, #56, 30 @ 0xe0 │ │ │ │ │ + @ instruction: 0x011154d0 │ │ │ │ │ + andle r3, r9, r9, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011154b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011154d8 │ │ │ │ │ - @ instruction: 0x011154d0 │ │ │ │ │ - andle r3, r9, r9, lsr #25 │ │ │ │ │ - tsteq r1, r0, lsl r5 │ │ │ │ │ - ldrdle r0, [r0], -r7 │ │ │ │ │ + tsteq r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #9 │ │ │ │ │ + @ instruction: 0x011154d8 │ │ │ │ │ + ldrdle r0, [r0], -r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011154f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ │ + tsteq r1, r0, lsl r5 │ │ │ │ │ adcseq ip, r1, r0, ror ip │ │ │ │ │ @ instruction: 0x012fd170 │ │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #56, 30 @ 0xe0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2419615,37 +2419387,37 @@ │ │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r1, r8, lsr r5 │ │ │ │ │ strheq fp, [r0, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #11 │ │ │ │ │ + tsteq r1, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ - @ instruction: 0x011155d0 │ │ │ │ │ - eoreq r3, r2, #104, 30 @ 0x1a0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #11 │ │ │ │ │ + tsteq r1, r0, lsr #11 │ │ │ │ │ + eoreq r3, r2, #128, 30 @ 0x200 │ │ │ │ │ + @ instruction: 0x011155d8 │ │ │ │ │ + andle r9, r1, lr, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011155b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011155b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #11 │ │ │ │ │ + @ instruction: 0x011155d0 │ │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ tsteq r6, r0, lsl #28 │ │ │ │ │ - @ instruction: 0x011155d8 │ │ │ │ │ - andle r9, r1, lr, lsl #12 │ │ │ │ │ - tsteq r1, r8, asr #12 │ │ │ │ │ - andle r0, r0, sp, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #11 │ │ │ │ │ + tsteq r1, r0, ror #11 │ │ │ │ │ + andle r0, r0, sp, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011155f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #12 │ │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ @@ -2419661,17 +2419433,17 @@ │ │ │ │ │ tsteq r1, r0, lsr r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r1, r0, asr #16 │ │ │ │ │ @ instruction: 0x011155f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #13 │ │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ │ @@ -2419686,20 +2419458,20 @@ │ │ │ │ │ @ instruction: 0x011156b0 │ │ │ │ │ @ instruction: 0x01115698 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ tsteq r0, r8, asr #18 @ │ │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ │ tsteq r1, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r0, [r6], r0 │ │ │ │ │ + adcseq r0, r6, r0, asr #29 │ │ │ │ │ tsteq r6, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011159d0 │ │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ │ - tsteq r1, r8, ror #19 │ │ │ │ │ - eoreq r3, r2, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r3, r2, #200, 30 @ 0x320 │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsl r0 @ │ │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ │ tsteq r1, r8, lsr #4 │ │ │ │ │ sbceq r6, r0, r0, lsr pc │ │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ │ @@ -2419740,15 +2419512,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r1, r8, ror r7 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ @ instruction: 0x011156f0 │ │ │ │ │ adcseq r1, r4, r0, asr #18 │ │ │ │ │ - adceq r7, sp, r8, lsl r1 │ │ │ │ │ + adceq r7, sp, r8, lsl #2 │ │ │ │ │ @ instruction: 0x012fd198 │ │ │ │ │ @ instruction: 0x011159b8 │ │ │ │ │ @ instruction: 0x01115790 │ │ │ │ │ @ instruction: 0x01115798 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r1, r0, lsr #15 │ │ │ │ │ sbceq r6, r0, r0, lsr pc │ │ │ │ │ @@ -2419886,196 +2419658,196 @@ │ │ │ │ │ smulleq lr, r2, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011159d0 │ │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ │ + andle r0, r2, ip, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011159d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl sl │ │ │ │ │ - tsteq r1, r0, lsl sl │ │ │ │ │ - andle r0, r2, ip, ror r1 │ │ │ │ │ + tsteq r1, r8, ror #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #20 │ │ │ │ │ @ instruction: 0x011159f8 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ @ instruction: 0x01115990 │ │ │ │ │ - sbceq r8, r1, r0, lsr r5 │ │ │ │ │ + sbceq r8, r1, r8, lsl #10 │ │ │ │ │ tsteq r6, r0, ror sl │ │ │ │ │ @ instruction: 0x012fd210 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ - tsteq r1, r8, asr sl │ │ │ │ │ + tsteq r1, r8, lsl sl │ │ │ │ │ andle r0, r0, r4, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r2, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #20 │ │ │ │ │ + tsteq r1, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, lsr #1 │ │ │ │ │ tsteq r1, r0, asr sl │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r2, #200, 30 @ 0x320 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01115a98 │ │ │ │ │ - tsteq r1, r8, asr #21 │ │ │ │ │ - eoreq r4, r2, #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #21 │ │ │ │ │ + @ instruction: 0x01115a98 │ │ │ │ │ + eoreq r4, r2, #32 │ │ │ │ │ + @ instruction: 0x01115ad0 │ │ │ │ │ + andle r2, r9, r9, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01115af0 │ │ │ │ │ + tsteq r1, r8, asr #21 │ │ │ │ │ tsteq r1, r0, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ tsteq r6, r0, ror #28 │ │ │ │ │ - @ instruction: 0x01115ad0 │ │ │ │ │ - andle r2, r9, r9, asr r7 │ │ │ │ │ - tsteq r1, r0, lsr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01115af8 │ │ │ │ │ + @ instruction: 0x01115af0 │ │ │ │ │ andle r0, r0, r9, lsr r6 │ │ │ │ │ tsteq r1, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0116e790 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01115af8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl fp │ │ │ │ │ tsteq r1, r8, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r2, ip, r8, sp │ │ │ │ │ tsteq r6, r8, lsr #29 │ │ │ │ │ @ instruction: 0x0110d5f8 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r1, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #23 │ │ │ │ │ + @ instruction: 0x01115b90 │ │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr #2 │ │ │ │ │ - @ instruction: 0x01115bb8 │ │ │ │ │ - eoreq r4, r2, #80 @ 0x50 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01115b90 │ │ │ │ │ + tsteq r1, r8, lsl #23 │ │ │ │ │ + eoreq r4, r2, #104 @ 0x68 │ │ │ │ │ + tsteq r1, r0, asr #23 │ │ │ │ │ + andle r9, r0, r6, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #23 │ │ │ │ │ tsteq r1, r0, lsr #23 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r2, r8, lsr #2 │ │ │ │ │ tsteq r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #23 │ │ │ │ │ - tsteq r1, r0, asr #23 │ │ │ │ │ - andle r9, r0, r6, lsr #29 │ │ │ │ │ - tsteq r1, r8, ror #23 │ │ │ │ │ - andle r0, r0, ip, asr r3 │ │ │ │ │ + @ instruction: 0x01115bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115bd0 │ │ │ │ │ + tsteq r1, r8, asr #23 │ │ │ │ │ + andle r0, r0, ip, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115bf0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #24 │ │ │ │ │ - tsteq r1, r8, asr #24 │ │ │ │ │ - eoreq r4, r2, #152 @ 0x98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ │ + tsteq r1, r8, lsr #24 │ │ │ │ │ + eoreq r4, r2, #176 @ 0xb0 │ │ │ │ │ + tsteq r1, r0, asr ip │ │ │ │ │ + @ instruction: 0xd00661ba │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #25 │ │ │ │ │ tsteq r1, r8, ror ip │ │ │ │ │ - tsteq r1, r0, asr ip │ │ │ │ │ - @ instruction: 0xd00661ba │ │ │ │ │ - @ instruction: 0x01115c98 │ │ │ │ │ andle r0, r0, r9, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ │ tsteq r1, r8, asr ip │ │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01115c98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115cd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x01115cb8 │ │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ │ @ instruction: 0x01115cd0 │ │ │ │ │ @@ -2420125,15 +2419897,15 @@ │ │ │ │ │ adcseq r1, r1, r0, lsr #7 │ │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #28 │ │ │ │ │ + tsteq r1, r8, lsl #28 │ │ │ │ │ @ instruction: 0x01115d90 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ @ instruction: 0x01115d98 │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ │ ldrsbeq sl, [r4], #0 │ │ │ │ │ tsteq r1, r8, lsr #27 │ │ │ │ │ @@ -2420154,18 +2419926,18 @@ │ │ │ │ │ sbcseq sl, r4, r8, lsl #5 │ │ │ │ │ tsteq r1, r8, ror #27 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ @ instruction: 0x01115df0 │ │ │ │ │ sbcseq sl, r4, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ - tsteq r1, r0, lsl #29 │ │ │ │ │ - eoreq r4, r2, #224 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #28 │ │ │ │ │ + tsteq r1, r0, lsl #28 │ │ │ │ │ + eoreq r4, r2, #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x01115eb0 │ │ │ │ │ + andle ip, r1, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ │ tsteq r1, r0, lsr #28 │ │ │ │ │ sbcseq sl, r4, r8, asr #2 │ │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ │ @@ -2420187,51 +2419959,51 @@ │ │ │ │ │ tsteq r1, r8, ror #28 │ │ │ │ │ ldrheq sl, [r4], #32 │ │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ │ sbcseq sl, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01115eb8 │ │ │ │ │ - @ instruction: 0x01115eb0 │ │ │ │ │ - andle ip, r1, r0, lsl r7 │ │ │ │ │ + tsteq r1, r0, lsl #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #29 │ │ │ │ │ @ instruction: 0x01115e90 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01115e98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr #29 │ │ │ │ │ - tsteq r1, r8, lsl #30 │ │ │ │ │ + @ instruction: 0x01115eb8 │ │ │ │ │ andle r0, r0, r9, ror #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #29 │ │ │ │ │ @ instruction: 0x01115ed0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r1, r8, asr r3 │ │ │ │ │ @ instruction: 0x0116aed8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #30 │ │ │ │ │ + tsteq r1, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01115ef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, lsl r1 │ │ │ │ │ tsteq r6, r0, lsr #30 │ │ │ │ │ sbceq lr, r0, r0, ror #24 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #248 @ 0xf8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #30 │ │ │ │ │ tsteq r1, r0, lsr #30 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2420249,21 +2420021,21 @@ │ │ │ │ │ adcseq ip, sp, r8, ror #26 │ │ │ │ │ tsteq r0, r8, ror #27 │ │ │ │ │ sbceq pc, r0, r0, lsl #31 │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01115f90 │ │ │ │ │ tsteq r1, r8, lsl #31 │ │ │ │ │ - tsteq r1, r0, lsl r0 │ │ │ │ │ - eoreq r4, r2, #40, 2 │ │ │ │ │ + eoreq r4, r2, #64, 2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01115f90 │ │ │ │ │ + tsteq r1, r8, lsl r0 │ │ │ │ │ + ldrdle fp, [r2], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01115ff8 │ │ │ │ │ adcseq sl, sp, r0, asr #13 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ @ instruction: 0x01115fb0 │ │ │ │ │ @ instruction: 0x01115f98 │ │ │ │ │ adcseq r9, fp, r0, asr r3 │ │ │ │ │ @@ -2420284,42 +2420056,42 @@ │ │ │ │ │ @ instruction: 0x01115fd8 │ │ │ │ │ adcseq lr, pc, r0, lsr #22 │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ - adcseq r8, r5, r0, lsl #23 │ │ │ │ │ + adcseq r0, r5, r0, lsl #23 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r0 │ │ │ │ │ tsteq r1, r8, lsr #32 │ │ │ │ │ - tsteq r1, r8, lsl r0 │ │ │ │ │ - ldrdle fp, [r2], -r9 │ │ │ │ │ - tsteq r1, r8, rrx │ │ │ │ │ andle r0, r0, lr, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #88, 2 │ │ │ │ │ sbceq lr, r0, r0, lsr #27 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ tsteq r1, r8, asr #32 │ │ │ │ │ tsteq r1, r0, lsr r0 │ │ │ │ │ sbceq lr, r0, r0, lsr #27 │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116098 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ tsteq r1, r8, lsl #1 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, r8, r0, lsr r3 │ │ │ │ │ @@ -2420331,29 +2420103,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [r1, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [r1, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq r6, [r1, -r8] │ │ │ │ │ ldrsbeq r6, [r1, -r0] │ │ │ │ │ - ldrsheq r6, [r1, -r0] │ │ │ │ │ - eoreq r4, r2, #112, 2 │ │ │ │ │ + eoreq r4, r2, #136, 2 @ 0x22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r6, [r1, -r8] │ │ │ │ │ + tsteq r1, r8, asr #3 │ │ │ │ │ + andle r5, r2, sl, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #4 │ │ │ │ │ - tsteq r1, r8, asr #3 │ │ │ │ │ - andle r5, r2, sl, asr #4 │ │ │ │ │ + ldrsheq r6, [r1, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl r2 │ │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ │ tsteq r1, r0, lsl #2 │ │ │ │ │ sbceq r5, r1, r0, lsl #31 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ tsteq r1, r8, lsl r1 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ sbceq r5, r1, r0, lsl #31 │ │ │ │ │ @@ -2420398,109 +2420170,109 @@ │ │ │ │ │ @ instruction: 0x011161b0 │ │ │ │ │ sbceq r5, r1, r0, lsl #31 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ tsteq r1, r0, asr #3 │ │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ │ ldrsheq r6, [r1, -r8] │ │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ │ - @ instruction: 0x011163b0 │ │ │ │ │ + tsteq r1, r8, lsl #4 │ │ │ │ │ andle r0, r0, ip, asr #2 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ @ instruction: 0x011161f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ ldrsbeq sl, [r4], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr pc │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r2 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #160, 2 @ 0x28 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ tsteq r1, r8, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr pc │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011163b8 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + @ instruction: 0x011163b0 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, lsr r2 │ │ │ │ │ tsteq r1, r8, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ @ instruction: 0x01116298 │ │ │ │ │ @ instruction: 0x01116290 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, asr #2 │ │ │ │ │ tsteq r1, r8, lsr #5 │ │ │ │ │ tsteq r1, r0, lsr #5 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ @ instruction: 0x011162b8 │ │ │ │ │ @ instruction: 0x011162b0 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, ror r1 │ │ │ │ │ tsteq r1, r8, asr #5 │ │ │ │ │ tsteq r1, r0, asr #5 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ @ instruction: 0x011162d8 │ │ │ │ │ @ instruction: 0x011162d0 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ smullseq sl, r4, r8, r1 │ │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, lsr #2 │ │ │ │ │ @ instruction: 0x011162f8 │ │ │ │ │ @ instruction: 0x011162f0 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, lsr #6 │ │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ tsteq r1, r8, lsl r3 │ │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, ror r3 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ ldrheq sl, [r4], #32 │ │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ sbcseq sl, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ ldrsbeq sl, [r4], #40 @ 0x28 │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ @ instruction: 0x011161d0 │ │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ │ tsteq r1, r0, ror #6 │ │ │ │ │ @ instruction: 0x011161f0 │ │ │ │ │ @@ -2420520,16 +2420292,16 @@ │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ tsteq r1, r0, lsr #7 │ │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ tsteq r1, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #136, 2 @ 0x22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011163b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ @ instruction: 0x011163d0 │ │ │ │ │ sbcseq sl, r4, r0, lsr #2 │ │ │ │ │ @ instruction: 0x011163d8 │ │ │ │ │ @@ -2420565,30 +2420337,30 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r4 │ │ │ │ │ - @ instruction: 0x01116498 │ │ │ │ │ - eoreq r4, r2, #184, 2 @ 0x2e │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r4 │ │ │ │ │ + tsteq r1, r0, ror r4 │ │ │ │ │ + eoreq r4, r2, #208, 2 @ 0x34 │ │ │ │ │ + tsteq r1, r0, lsr #9 │ │ │ │ │ + andle r3, r2, ip, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01116498 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr r5 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ - tsteq r1, r0, lsr #9 │ │ │ │ │ - andle r3, r2, ip, ror #26 │ │ │ │ │ - tsteq r1, r0, asr r5 │ │ │ │ │ andle r0, r0, r2, lsr #11 │ │ │ │ │ @ instruction: 0x011164b0 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ tsteq r7, r8, asr #24 @ │ │ │ │ │ umlalseq sp, pc, r8, r1 @ │ │ │ │ │ tsteq r1, r0, asr #9 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ @@ -2420614,26 +2420386,26 @@ │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ │ umlalseq sp, pc, r8, r1 @ │ │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ │ umlalseq sp, pc, r8, r1 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2420653,63 +2420425,63 @@ │ │ │ │ │ @ instruction: 0x01116590 │ │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011165f8 │ │ │ │ │ @ instruction: 0x011165f0 │ │ │ │ │ - tsteq r1, r8, lsr #12 │ │ │ │ │ - eoreq r4, r2, #0, 4 │ │ │ │ │ + eoreq r4, r2, #24, 4 @ 0x80000001 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ tsteq r1, r0, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r6, r0, lsr #8 │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011165f8 │ │ │ │ │ + tsteq r1, r0, lsr r6 │ │ │ │ │ + andle r1, r7, r1, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq ip, [pc], r8 @ │ │ │ │ │ tsteq r6, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r6 │ │ │ │ │ + tsteq r1, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ - tsteq r1, r0, lsr r6 │ │ │ │ │ - andle r1, r7, r1, ror #28 │ │ │ │ │ - tsteq r1, r0, ror #12 │ │ │ │ │ - andle r0, r0, r3, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #12 │ │ │ │ │ + tsteq r1, r8, lsr r6 │ │ │ │ │ + andle r0, r0, r3, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #12 │ │ │ │ │ + tsteq r1, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #24, 4 @ 0x80000001 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #13 │ │ │ │ │ tsteq r1, r0, lsl #13 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ │ - adcseq sl, ip, r0, ror #14 │ │ │ │ │ + adcseq sl, ip, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011166b0 │ │ │ │ │ @ instruction: 0x01116698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, asr #31 │ │ │ │ │ tsteq r6, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2420717,77 +2420489,77 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011166b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011166d0 │ │ │ │ │ - tsteq r1, r0, lsl #14 │ │ │ │ │ - eoreq r4, r2, #72, 4 @ 0x80000004 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011166d8 │ │ │ │ │ + @ instruction: 0x011166d0 │ │ │ │ │ + eoreq r4, r2, #96, 4 │ │ │ │ │ + tsteq r1, r8, lsl #14 │ │ │ │ │ + andle r2, r7, r1, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011166f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011166f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl r7 │ │ │ │ │ - tsteq r1, r8, lsl #14 │ │ │ │ │ - andle r2, r7, r1, lsr #1 │ │ │ │ │ - tsteq r1, r0, ror #14 │ │ │ │ │ - andle r0, r0, r3, ror #9 │ │ │ │ │ + tsteq r1, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #14 │ │ │ │ │ + tsteq r1, r0, lsl r7 │ │ │ │ │ + andle r0, r0, r3, ror #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #120, 4 @ 0x80000007 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ │ tsteq r1, r0, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #14 │ │ │ │ │ + tsteq r1, r0, ror #14 │ │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ │ tsteq r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #96, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #15 │ │ │ │ │ @ instruction: 0x011167b8 │ │ │ │ │ - tsteq r1, r8, lsr #16 │ │ │ │ │ - eoreq r4, r2, #144, 4 │ │ │ │ │ + eoreq r4, r2, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r1, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r6, [r5], r0 │ │ │ │ │ @ instruction: 0x0116d098 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #15 │ │ │ │ │ + tsteq r1, r0, lsr r8 │ │ │ │ │ + mulle r8, lr, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #16 │ │ │ │ │ @ instruction: 0x011167d8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x011159f0 │ │ │ │ │ @@ -2420805,21 +2420577,21 @@ │ │ │ │ │ tsteq r1, r0, ror #15 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ tsteq r1, r8, lsl r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ @ instruction: 0x011167d0 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r8 │ │ │ │ │ - tsteq r1, r0, lsr r8 │ │ │ │ │ - mulle r8, lr, r2 │ │ │ │ │ - tsteq r1, r0, lsl #17 │ │ │ │ │ - andle r0, r0, r1, ror r2 │ │ │ │ │ + tsteq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ │ + tsteq r1, r8, lsr r8 │ │ │ │ │ + andle r0, r0, r1, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #192, 4 │ │ │ │ │ tsteq r1, r8, asr r8 │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ adcseq r4, r1, r8, ror #3 │ │ │ │ │ sbceq r0, r0, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2420827,65 +2420599,65 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r8 │ │ │ │ │ adcseq ip, r8, r8, lsl r2 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #17 │ │ │ │ │ @ instruction: 0x011168b8 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [r0], #128 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011168d0 │ │ │ │ │ - tsteq r1, r0, lsl #18 │ │ │ │ │ - eoreq r4, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + sbceq r0, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011168d8 │ │ │ │ │ + @ instruction: 0x011168d0 │ │ │ │ │ + eoreq r4, r2, #240, 4 │ │ │ │ │ + tsteq r1, r8, lsl #18 │ │ │ │ │ + andle r2, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #18 │ │ │ │ │ + tsteq r1, r0, lsl #18 │ │ │ │ │ @ instruction: 0x011168f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r4, [lr], r8 @ │ │ │ │ │ + adceq r4, lr, r8, asr #1 │ │ │ │ │ ldrheq sp, [r6, -r0] │ │ │ │ │ - tsteq r1, r8, lsl #18 │ │ │ │ │ - andle r2, r1, r0 │ │ │ │ │ - tsteq r1, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #18 │ │ │ │ │ + tsteq r1, r0, lsr #18 │ │ │ │ │ andle r0, r0, r3, ror #6 │ │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ adcseq lr, r8, r8, lsl r0 │ │ │ │ │ - strdeq r0, [r0], #128 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #18 │ │ │ │ │ + sbceq r0, r0, r8, lsl r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2420893,63 +2420665,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #19 │ │ │ │ │ tsteq r1, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq lr, r4, r0, lr │ │ │ │ │ tsteq r6, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01116990 │ │ │ │ │ - tsteq r1, r8, asr #19 │ │ │ │ │ - eoreq r4, r2, #32, 6 @ 0x80000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116998 │ │ │ │ │ + @ instruction: 0x01116990 │ │ │ │ │ + eoreq r4, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ + @ instruction: 0x011169d0 │ │ │ │ │ + andle r3, r5, r5, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #19 │ │ │ │ │ + tsteq r1, r8, asr #19 │ │ │ │ │ @ instruction: 0x011169b8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - @ instruction: 0x011169d0 │ │ │ │ │ - andle r3, r5, r5, asr #23 │ │ │ │ │ - tsteq r1, r0, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011169f0 │ │ │ │ │ + tsteq r1, r8, ror #19 │ │ │ │ │ @ instruction: 0xd00001b9 │ │ │ │ │ tsteq r1, r0, ror #19 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011169b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011169f0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011169f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #20 │ │ │ │ │ + tsteq r1, r0, asr #20 │ │ │ │ │ tsteq r1, r0, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl #8 │ │ │ │ │ tsteq r6, r0, ror #1 │ │ │ │ │ @ instruction: 0x01115cf8 │ │ │ │ │ cmpeq r6, r8, lsl #10 │ │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ tsteq r6, r0, ror #1 │ │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #20 │ │ │ │ │ tsteq r1, r8, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq sp, [r6, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2421003,35 +2420775,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #22 │ │ │ │ │ tsteq r1, r8, asr fp │ │ │ │ │ - tsteq r1, r8, ror fp │ │ │ │ │ - eoreq r4, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r4, r2, #128, 6 │ │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ @ instruction: 0x011169d8 │ │ │ │ │ @ instruction: 0x01116ad0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #22 │ │ │ │ │ + tsteq r1, r0, lsl #23 │ │ │ │ │ + @ instruction: 0xd009acb3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #23 │ │ │ │ │ - tsteq r1, r0, lsl #23 │ │ │ │ │ - @ instruction: 0xd009acb3 │ │ │ │ │ - tsteq r1, r0, lsl #25 │ │ │ │ │ - ldrdle r0, [r0], -sl │ │ │ │ │ + tsteq r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116b90 │ │ │ │ │ + tsteq r1, r8, lsl #23 │ │ │ │ │ + ldrdle r0, [r0], -sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ │ @ instruction: 0x01116b98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2421079,21 +2420851,21 @@ │ │ │ │ │ tsteq r1, r8, asr ip │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ tsteq r1, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #25 │ │ │ │ │ + tsteq r1, r0, lsl #25 │ │ │ │ │ tsteq r1, r8, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r7, [lr], r0 @ │ │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #128, 6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #25 │ │ │ │ │ @ instruction: 0x01116c98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r9, pc, r8, r2 @ │ │ │ │ │ @ instruction: 0x0116d1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2421105,45 +2420877,45 @@ │ │ │ │ │ tsteq r1, r0, asr ip │ │ │ │ │ sbceq r9, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01116cf0 │ │ │ │ │ tsteq r1, r8, ror #25 │ │ │ │ │ - tsteq r1, r8, lsl sp │ │ │ │ │ - eoreq r4, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r4, r2, #200, 6 @ 0x20000003 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01116cf0 │ │ │ │ │ + tsteq r1, r0, lsr #26 │ │ │ │ │ + andle r9, r7, fp, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #26 │ │ │ │ │ - tsteq r1, r0, lsr #26 │ │ │ │ │ - andle r9, r7, fp, ror r2 │ │ │ │ │ - tsteq r1, r8, asr #26 │ │ │ │ │ - andle r0, r0, r5, lsr r2 │ │ │ │ │ + tsteq r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ │ + tsteq r1, r8, lsr #26 │ │ │ │ │ + andle r0, r0, r5, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2421153,25 +2420925,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01116d90 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r6, r8, asr #12 │ │ │ │ │ @ instruction: 0x0116d1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #27 │ │ │ │ │ @ instruction: 0x01116db8 │ │ │ │ │ - tsteq r1, r0, lsl lr │ │ │ │ │ - eoreq r4, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r4, r2, #16, 8 @ 0x10000000 │ │ │ │ │ @ instruction: 0x01116db0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #27 │ │ │ │ │ + tsteq r1, r0, lsr #28 │ │ │ │ │ + ldrdle r9, [r7], -r9 @ │ │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ │ strdeq fp, [r0, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ │ @ instruction: 0x01116dd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2421183,31 +2420955,31 @@ │ │ │ │ │ @ instruction: 0x01116df8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #28 │ │ │ │ │ - tsteq r1, r0, lsr #28 │ │ │ │ │ - ldrdle r9, [r7], -r9 @ │ │ │ │ │ + tsteq r1, r0, lsl lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ - tsteq r1, r8, asr #28 │ │ │ │ │ + tsteq r1, r8, lsr #28 │ │ │ │ │ andle r0, r0, r4, asr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ │ @@ -2421219,15 +2420991,15 @@ │ │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01116e90 │ │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ │ tsteq r1, r8, asr #29 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r1, r0, lsr #29 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ @ instruction: 0x01116eb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01116eb8 │ │ │ │ │ @ instruction: 0x012fd4e0 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ @@ -2421355,47 +2421127,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r1, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r1, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #1 │ │ │ │ │ - tsteq r1, r0, lsl #2 │ │ │ │ │ - eoreq r4, r2, #64, 8 @ 0x40000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r1, -r0] │ │ │ │ │ + tsteq r1, r8, asr #1 │ │ │ │ │ + eoreq r4, r2, #88, 8 @ 0x58000000 │ │ │ │ │ + tsteq r1, r8, lsl r1 │ │ │ │ │ + mulle sl, r3, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r1, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ ldrsbeq r7, [r1, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r1, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ │ - tsteq r1, r8, lsl r1 │ │ │ │ │ - mulle sl, r3, r6 │ │ │ │ │ + tsteq r1, r0, lsl #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #2 │ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ │ tsteq r4, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ - tsteq r1, r0, lsl #3 │ │ │ │ │ + tsteq r1, r8, lsr r1 │ │ │ │ │ andle r0, r0, r1, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ │ tsteq r4, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ │ tsteq r1, r0, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq sp, r0, r1, r7 │ │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ │ tsteq r1, r0, ror #2 │ │ │ │ │ @@ -2421403,65 +2421175,65 @@ │ │ │ │ │ tsteq r1, r8, ror #2 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117190 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #88, 8 @ 0x58000000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011171b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011171b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011171d0 │ │ │ │ │ + @ instruction: 0x011171d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ - tsteq r1, r8, lsl #4 │ │ │ │ │ - eoreq r4, r2, #136, 8 @ 0x88000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011171d8 │ │ │ │ │ + @ instruction: 0x011171d0 │ │ │ │ │ + eoreq r4, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + tsteq r1, r0, lsl r2 │ │ │ │ │ + andle sp, r2, r1, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011171f0 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, asr r3 │ │ │ │ │ + adcseq r6, r0, r0, lsr #6 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r2 │ │ │ │ │ - tsteq r1, r0, lsl r2 │ │ │ │ │ - andle sp, r2, r1, ror #12 │ │ │ │ │ - tsteq r1, r0, asr #4 │ │ │ │ │ - andle r0, r0, r5, lsr #1 │ │ │ │ │ + tsteq r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #4 │ │ │ │ │ + tsteq r1, r8, lsl r2 │ │ │ │ │ + andle r0, r0, r5, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r2 │ │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ │ @@ -2421471,33 +2421243,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01117298 │ │ │ │ │ - tsteq r1, r0, asr #5 │ │ │ │ │ - eoreq r4, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x01117298 │ │ │ │ │ + eoreq r4, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + tsteq r1, r8, asr #5 │ │ │ │ │ + ldrdle r9, [lr], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011172b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011172b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011172d0 │ │ │ │ │ - tsteq r1, r8, asr #5 │ │ │ │ │ - ldrdle r9, [lr], -ip │ │ │ │ │ - tsteq r1, r0, asr #6 │ │ │ │ │ - andle r0, r0, r9, asr r4 │ │ │ │ │ + tsteq r1, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ │ + @ instruction: 0x011172d0 │ │ │ │ │ + andle r0, r0, r9, asr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #0, 10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsl r1 │ │ │ │ │ @@ -2421511,69 +2421283,69 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r3 │ │ │ │ │ + tsteq r1, r0, asr #6 │ │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r8, r8, ror r2 @ │ │ │ │ │ @ instruction: 0x0116d290 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01117390 │ │ │ │ │ + @ instruction: 0x01117398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ - tsteq r1, r8, asr #7 │ │ │ │ │ - eoreq r4, r2, #24, 10 @ 0x6000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01117398 │ │ │ │ │ + @ instruction: 0x01117390 │ │ │ │ │ + eoreq r4, r2, #48, 10 @ 0xc000000 │ │ │ │ │ + @ instruction: 0x011173d0 │ │ │ │ │ + andle r9, lr, ip, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011173d8 │ │ │ │ │ + tsteq r1, r8, asr #7 │ │ │ │ │ tsteq r1, r0, asr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ adceq r3, ip, r8, lsr #14 │ │ │ │ │ tsteq r6, r8, lsr #5 │ │ │ │ │ - @ instruction: 0x011173d0 │ │ │ │ │ - andle r9, lr, ip, asr r9 │ │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ │ - andle r0, r0, r4, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #7 │ │ │ │ │ + @ instruction: 0x011173d8 │ │ │ │ │ + andle r0, r0, r4, ror r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011173f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2421583,25 +2421355,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ tsteq r6, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ - tsteq r1, r8, asr #9 │ │ │ │ │ - eoreq r4, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r4, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - adcseq r5, r5, r8, lsl #9 │ │ │ │ │ + ldrshteq r5, [r5], r8 │ │ │ │ │ @ instruction: 0x0116d2d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror r4 │ │ │ │ │ + @ instruction: 0x011174d0 │ │ │ │ │ + strdle r5, [r1], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011174b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2421613,33 +2421385,33 @@ │ │ │ │ │ adcseq r5, r5, r8 │ │ │ │ │ @ instruction: 0x0116d2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011174d8 │ │ │ │ │ - @ instruction: 0x011174d0 │ │ │ │ │ - strdle r5, [r1], -r9 │ │ │ │ │ - tsteq r1, r8, lsl #10 │ │ │ │ │ - andle r0, r0, ip, ror #3 │ │ │ │ │ + tsteq r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ │ + @ instruction: 0x011174d8 │ │ │ │ │ + andle r0, r0, ip, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #144, 10 @ 0x24000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011174f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2421669,23 +2421441,23 @@ │ │ │ │ │ @ instruction: 0x01117598 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ ldrhteq r0, [r7], r8 │ │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011175d0 │ │ │ │ │ tsteq r1, r0, asr #11 │ │ │ │ │ - @ instruction: 0x011176b8 │ │ │ │ │ - eoreq r4, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r4, r2, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x011175b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011175d0 │ │ │ │ │ + tsteq r1, r0, asr #13 │ │ │ │ │ + andle r3, r5, pc, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011175f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ │ tsteq r1, r8, ror #11 │ │ │ │ │ @@ -2421733,49 +2421505,49 @@ │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ sbcseq sl, r4, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #13 │ │ │ │ │ @ instruction: 0x011175f8 │ │ │ │ │ strdeq fp, [r0, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011176d8 │ │ │ │ │ + @ instruction: 0x011176b8 │ │ │ │ │ @ instruction: 0x011176b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ │ @ instruction: 0x0116d398 │ │ │ │ │ - tsteq r1, r0, asr #13 │ │ │ │ │ - andle r3, r5, pc, ror sp │ │ │ │ │ - tsteq r1, r8, lsr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #13 │ │ │ │ │ + @ instruction: 0x011176d8 │ │ │ │ │ andle r0, r0, r4, asr #6 │ │ │ │ │ @ instruction: 0x011176d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, lsl #20 │ │ │ │ │ @ instruction: 0x0116d3b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011176f8 │ │ │ │ │ @ instruction: 0x011176f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ │ @ instruction: 0x0116d3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr r7 │ │ │ │ │ + tsteq r1, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, lsl r7 │ │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ │ tsteq r1, r0, lsr #14 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ @ instruction: 0x0114c8d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2421801,23 +2421573,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011177b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #15 │ │ │ │ │ @ instruction: 0x011177d0 │ │ │ │ │ - @ instruction: 0x011179d0 │ │ │ │ │ - eoreq r4, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r4, r2, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r1, r0, asr r7 │ │ │ │ │ tsteq r3, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #15 │ │ │ │ │ + @ instruction: 0x011179d8 │ │ │ │ │ + andle fp, r2, r8, lsl #28 │ │ │ │ │ tsteq r1, r0, asr #15 │ │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ │ @ instruction: 0x011177f8 │ │ │ │ │ @@ -2421935,57 +2421707,57 @@ │ │ │ │ │ @ instruction: 0x011179b8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011179d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011179f8 │ │ │ │ │ @ instruction: 0x011179f0 │ │ │ │ │ - @ instruction: 0x011179d8 │ │ │ │ │ - andle fp, r2, r8, lsl #28 │ │ │ │ │ - tsteq r1, r0, lsl sl │ │ │ │ │ andle r0, r0, r6, lsl r3 │ │ │ │ │ tsteq r1, r8, ror #19 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011179f8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr sl │ │ │ │ │ - tsteq r1, r0, ror sl │ │ │ │ │ - eoreq r4, r2, #56, 12 @ 0x3800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr sl │ │ │ │ │ + tsteq r1, r0, asr sl │ │ │ │ │ + eoreq r4, r2, #80, 12 @ 0x5000000 │ │ │ │ │ + tsteq r1, r0, lsl fp │ │ │ │ │ + andle lr, r2, pc, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr fp │ │ │ │ │ - tsteq r1, r0, lsl fp │ │ │ │ │ - andle lr, r2, pc, asr r3 │ │ │ │ │ + tsteq r1, r0, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r1, r8, lsl #22 │ │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2422016,34 +2421788,34 @@ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01117a98 │ │ │ │ │ - tsteq r1, r8, asr fp │ │ │ │ │ + tsteq r1, r8, lsr fp │ │ │ │ │ andle r0, r0, r1, ror r4 │ │ │ │ │ tsteq r1, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ │ tsteq r1, r0, lsl #21 │ │ │ │ │ tsteq r0, r0, asr #9 │ │ │ │ │ tsteq r6, r8, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2422109,145 +2421881,145 @@ │ │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r1, r0, lsr #22 │ │ │ │ │ tsteq r1, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01117cb0 │ │ │ │ │ tsteq r1, r0, lsr #25 │ │ │ │ │ - tsteq r1, r0, lsl #26 │ │ │ │ │ - eoreq r4, r2, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r4, r2, #152, 12 @ 0x9800000 │ │ │ │ │ @ instruction: 0x01117c98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r8, r8, lsr #7 │ │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01117cb0 │ │ │ │ │ + tsteq r1, r8, lsl #26 │ │ │ │ │ + andle sl, sl, r9, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117cd8 │ │ │ │ │ tsteq r1, r0, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r3, [r6], r0 │ │ │ │ │ + adcseq r3, r6, r0, ror #5 │ │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ │ @ instruction: 0x01117cd0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r7, pc, r8, lsr #22 │ │ │ │ │ + adceq r7, pc, r8, asr fp @ │ │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117cf0 │ │ │ │ │ tsteq r1, r8, ror #25 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ │ sbceq r7, r1, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl sp │ │ │ │ │ + tsteq r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - tsteq r1, r8, lsl #26 │ │ │ │ │ - andle sl, sl, r9, lsl #9 │ │ │ │ │ - tsteq r1, r0, asr #26 │ │ │ │ │ - mulle r0, lr, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #26 │ │ │ │ │ + tsteq r1, r0, lsl sp │ │ │ │ │ + mulle r0, lr, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #176, 12 @ 0xb000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #27 │ │ │ │ │ - tsteq r1, r0, lsr #27 │ │ │ │ │ - eoreq r4, r2, #200, 12 @ 0xc800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ + tsteq r1, r0, lsl #27 │ │ │ │ │ + eoreq r4, r2, #224, 12 @ 0xe000000 │ │ │ │ │ + tsteq r1, r8, lsr #27 │ │ │ │ │ + andle sl, r6, ip, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #27 │ │ │ │ │ tsteq r1, r0, asr #27 │ │ │ │ │ - tsteq r1, r8, lsr #27 │ │ │ │ │ - andle sl, r6, ip, asr #21 │ │ │ │ │ - tsteq r1, r8, ror #27 │ │ │ │ │ andle r0, r0, r5, lsr r2 │ │ │ │ │ @ instruction: 0x01117db8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq pc, [r4], r0 @ │ │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01117df0 │ │ │ │ │ + tsteq r1, r8, ror #27 │ │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ │ @ instruction: 0x0140bb98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #224, 12 @ 0xe000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01117df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #28 │ │ │ │ │ tsteq r1, r8, lsr lr │ │ │ │ │ - tsteq r1, r8, asr lr │ │ │ │ │ - eoreq r4, r2, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r4, r2, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, asr #7 │ │ │ │ │ tsteq r6, r8, lsl #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #28 │ │ │ │ │ + tsteq r1, r0, ror #28 │ │ │ │ │ + andle r0, sl, fp, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #28 │ │ │ │ │ - tsteq r1, r0, ror #28 │ │ │ │ │ - andle r0, sl, fp, lsl #17 │ │ │ │ │ - tsteq r1, r8, lsl #29 │ │ │ │ │ - andle r0, r0, r6, ror #26 │ │ │ │ │ + tsteq r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ │ + tsteq r1, r8, ror #28 │ │ │ │ │ + andle r0, r0, r6, ror #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117e90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117e98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x01117eb0 │ │ │ │ │ @@ -2422263,66 +2422035,66 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #29 │ │ │ │ │ tsteq r1, r0, ror #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r6, r8, lsl r0 │ │ │ │ │ tsteq r1, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01117ef8 │ │ │ │ │ - tsteq r1, r0, asr #30 │ │ │ │ │ - eoreq r4, r2, #88, 14 @ 0x1600000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x01117ef8 │ │ │ │ │ + eoreq r4, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ + tsteq r1, r8, asr #30 │ │ │ │ │ + andle ip, r1, r5, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #31 │ │ │ │ │ + tsteq r1, r0, asr #30 │ │ │ │ │ tsteq r1, r0, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #9 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ sbcseq ip, r4, r0, ror #14 │ │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #9 │ │ │ │ │ - tsteq r1, r8, asr #30 │ │ │ │ │ - andle ip, r1, r5, lsr r3 │ │ │ │ │ - @ instruction: 0x01117fb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #31 │ │ │ │ │ + tsteq r1, r0, lsl #31 │ │ │ │ │ andle r0, r0, fp, lsl #3 │ │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, ror #30 │ │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ smlatbeq ip, r0, r0, lr │ │ │ │ │ @ instruction: 0x0116d4b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #31 │ │ │ │ │ tsteq r1, r0, lsr #31 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01117fb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01117fd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, asr #31 │ │ │ │ │ @ instruction: 0x01117fb8 │ │ │ │ │ @ instruction: 0x01117fd0 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ @@ -2422348,23 +2422120,23 @@ │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #32 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ @ instruction: 0x011c48d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01143ad0 │ │ │ │ │ - strdmi r7, [r8], #136 @ 0x88 │ │ │ │ │ + ldccc 5, cr13, [sp, #512]! @ 0x200 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #1 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c48f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01143b90 │ │ │ │ │ - sbcmi r7, r8, r4, lsr r9 │ │ │ │ │ + ldccc 5, cr13, [sp, #752]! @ 0x2f0 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2422372,23 +2422144,23 @@ │ │ │ │ │ tsteq r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, lsr #19 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r4, ror r9 │ │ │ │ │ + ldccc 5, cr13, [sp, #1008]! @ 0x3f0 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ @ instruction: 0x011c49b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi r7, r8, r0, r9 │ │ │ │ │ + ldccc 6, cr13, [sp, #96]! @ 0x60 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, lsl r9 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2422396,55 +2422168,55 @@ │ │ │ │ │ tsteq r4, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ @ instruction: 0x011c49d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r7, [r8], #144 @ 0x90 │ │ │ │ │ + ldccc 6, cr13, [sp, #224]! @ 0xe0 │ │ │ │ │ tsteq r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ @ instruction: 0x011c49d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r7, [r8], #152 @ 0x98 │ │ │ │ │ + ldccc 6, cr13, [sp, #384]! @ 0x180 │ │ │ │ │ tsteq r4, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ @ instruction: 0x011c4b90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r0, lsl #20 │ │ │ │ │ + ldccc 6, cr13, [sp, #544]! @ 0x220 │ │ │ │ │ tsteq r4, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #2 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c4bf8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r8, lsr sl │ │ │ │ │ + ldccc 6, cr13, [sp, #768]! @ 0x300 │ │ │ │ │ adcseq r8, r9, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #3 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, asr #24 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r4, ror sl │ │ │ │ │ + ldccc 6, cr13, [sp, #1008]! @ 0x3f0 │ │ │ │ │ @ instruction: 0x01143ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #3 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, asr #24 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r7, [r8], #164 @ 0xa4 │ │ │ │ │ + ldccc 7, cr13, [sp, #240]! @ 0xf0 │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2422452,87 +2422224,87 @@ │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsl #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r7, [r8], #164 @ 0xa4 │ │ │ │ │ + ldccc 7, cr13, [sp, #496]! @ 0x1f0 │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #4 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c4c90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r0, lsr fp │ │ │ │ │ + ldccc 7, cr13, [sp, #736]! @ 0x2e0 │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #4 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, lsl #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi r7, r8, r0, ror fp │ │ │ │ │ + ldccc 7, cr13, [sp, #992]! @ 0x3e0 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #4 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, ip, lsr #23 │ │ │ │ │ + ldccc 8, cr13, [sp, #208]! @ 0xd0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, ip, ror #23 │ │ │ │ │ + ldccc 8, cr13, [sp, #464]! @ 0x1d0 │ │ │ │ │ @ instruction: 0x011461d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, ip, lsr #24 │ │ │ │ │ + ldccc 8, cr13, [sp, #720]! @ 0x2d0 │ │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #5 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r8, ror #24 │ │ │ │ │ + ldccc 8, cr13, [sp, #960]! @ 0x3c0 │ │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #5 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r0, asr #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r8, lsr #25 │ │ │ │ │ + @ instruction: 0x3dbdd930 │ │ │ │ │ ldrhteq r8, [r9], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r8, asr #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r4, asr #25 │ │ │ │ │ + @ instruction: 0x3dbdd94c │ │ │ │ │ @ instruction: 0x011464d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #6 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ @ instruction: 0x011c4ed8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r4, ror #25 │ │ │ │ │ + @ instruction: 0x3dbdd96c │ │ │ │ │ @ instruction: 0x01146590 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq fp, r1, r2, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114f2f0 │ │ │ │ │ tsteq r1, r8, lsl #24 │ │ │ │ │ @@ -2422548,23 +2422320,23 @@ │ │ │ │ │ @ instruction: 0x01146590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ @ instruction: 0x011c4ed8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, ip, lsl #26 │ │ │ │ │ + @ instruction: 0x3dbdd994 │ │ │ │ │ @ instruction: 0x01146590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #7 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r8, lsl #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r7, r8, r4, lsr sp │ │ │ │ │ + @ instruction: 0x3dbdd9bc │ │ │ │ │ @ instruction: 0x01146590 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r0, [r5, -r0] │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ tsteq r3, r8, lsl #9 │ │ │ │ │ @@ -2422572,63 +2422344,63 @@ │ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, ror pc │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi r7, r8, ip, ror #26 │ │ │ │ │ + @ instruction: 0x3dbdd9f4 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #7 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01146bf0 │ │ │ │ │ - sbcmi r7, r8, r8, lsr #27 │ │ │ │ │ + @ instruction: 0x3dbdda30 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01146bf0 │ │ │ │ │ - sbcmi r7, r8, r8, ror #27 │ │ │ │ │ + @ instruction: 0x3dbdda70 │ │ │ │ │ tsteq r4, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsr #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01146cf8 │ │ │ │ │ - sbcmi r7, r8, r8, lsr #28 │ │ │ │ │ + @ instruction: 0x3dbddab0 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c4fb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01146cf8 │ │ │ │ │ - sbcmi r7, r8, r4, ror #28 │ │ │ │ │ + @ instruction: 0x3dbddaec │ │ │ │ │ @ instruction: 0x01146ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ - sbcmi r7, r8, r4, lsr #29 │ │ │ │ │ + @ instruction: 0x3dbddb2c │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, asr r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ - sbcmi r7, r8, r0, ror #29 │ │ │ │ │ + @ instruction: 0x3dbddb68 │ │ │ │ │ tsteq r4, r0, asr #2 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @ instruction: 0x011099b8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ │ @@ -2422820,15 +2422592,15 @@ │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #15 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, asr r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ │ - sbcmi r7, r8, r0, lsr #30 │ │ │ │ │ + @ instruction: 0x3dbddba8 │ │ │ │ │ tsteq r4, r0, lsl #13 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, pc, r0, lsl r5 @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2422836,39 +2422608,39 @@ │ │ │ │ │ @ instruction: 0x0114ffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, asr #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ │ - sbcmi r7, r8, r0, ror #30 │ │ │ │ │ + @ instruction: 0x3dbddbe8 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #16 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, asr #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114c998 │ │ │ │ │ - smullmi r7, r8, ip, pc @ │ │ │ │ │ + ldccc 12, cr13, [sp, #144]! @ 0x90 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r0, asr r1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ - ldrdmi r7, [r8], #252 @ 0xfc │ │ │ │ │ + ldccc 12, cr13, [sp, #400]! @ 0x190 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #16 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, ror #2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ - strdmi r7, [r8], #248 @ 0xf8 │ │ │ │ │ + ldccc 12, cr13, [sp, #512]! @ 0x200 │ │ │ │ │ @ instruction: 0x0114cc98 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x012fb3e0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2422876,47 +2422648,47 @@ │ │ │ │ │ @ instruction: 0x011561b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #17 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ - sbcmi r8, r8, r8, lsl r0 │ │ │ │ │ + ldccc 12, cr13, [sp, #640]! @ 0x280 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #17 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsr r0 @ │ │ │ │ │ - sbcmi r8, r8, r0, asr #32 │ │ │ │ │ + ldccc 12, cr13, [sp, #800]! @ 0x320 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, lsr #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsl r8 @ │ │ │ │ │ - sbcmi r8, r8, r8, rrx │ │ │ │ │ + ldccc 12, cr13, [sp, #960]! @ 0x3c0 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #17 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c61d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsl r8 @ │ │ │ │ │ - sbcmi r8, r8, r0, lsr #1 │ │ │ │ │ + ldccc 13, cr13, [sp, #160]! @ 0xa0 │ │ │ │ │ @ instruction: 0x0114fdd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #18 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, ror #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ │ - ldrdmi r8, [r8], #12 │ │ │ │ │ + ldccc 13, cr13, [sp, #400]! @ 0x190 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r7, [sl], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2422924,47 +2422696,47 @@ │ │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, ror #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r5, r8, asr #7 │ │ │ │ │ - sbcmi r8, r8, ip, lsl r1 │ │ │ │ │ + ldccc 13, cr13, [sp, #656]! @ 0x290 │ │ │ │ │ @ instruction: 0x01146f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #18 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, lsl r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, ip, asr r1 │ │ │ │ │ + ldccc 13, cr13, [sp, #912]! @ 0x390 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #19 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, lsl r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - smullmi r8, r8, r8, r1 @ │ │ │ │ │ + ldccc 14, cr13, [sp, #128]! @ 0x80 │ │ │ │ │ @ instruction: 0x01146f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #19 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, lsl #5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ │ - ldrdmi r8, [r8], #24 │ │ │ │ │ + ldccc 14, cr13, [sp, #384]! @ 0x180 │ │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #19 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, lsr #5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ │ - sbcmi r8, r8, r4, lsl r2 │ │ │ │ │ + ldccc 14, cr13, [sp, #624]! @ 0x270 │ │ │ │ │ tsteq r5, r8, ror #9 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ @@ -2422972,31 +2422744,31 @@ │ │ │ │ │ @ instruction: 0x0114fef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #20 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, lsr #5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ - sbcmi r8, r8, r4, asr r2 │ │ │ │ │ + ldccc 14, cr13, [sp, #880]! @ 0x370 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, asr #5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - smullmi r8, r8, r4, r2 @ │ │ │ │ │ + ldccc 15, cr13, [sp, #112]! @ 0x70 │ │ │ │ │ @ instruction: 0x011566b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #22 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c62d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ │ - ldrdmi r8, [r8], #32 │ │ │ │ │ + ldccc 15, cr13, [sp, #352]! @ 0x160 │ │ │ │ │ @ instruction: 0x011567b8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r9, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2423068,15 +2422840,15 @@ │ │ │ │ │ @ instruction: 0x01156998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #23 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ @ instruction: 0x011c63f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ - sbcmi r8, r8, r0, lsl r3 │ │ │ │ │ + ldccc 15, cr13, [sp, #608]! @ 0x260 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @ instruction: 0x0110bfd0 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ tsteq r6, r0, asr #23 │ │ │ │ │ @@ -2423092,71 +2422864,71 @@ │ │ │ │ │ @ instruction: 0x0111ded8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #23 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ │ - sbcmi r8, r8, ip, lsr #6 │ │ │ │ │ + ldccc 15, cr13, [sp, #720]! @ 0x2d0 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #24 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ │ - sbcmi r8, r8, ip, asr #6 │ │ │ │ │ + ldccc 15, cr13, [sp, #848]! @ 0x350 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, ror r3 │ │ │ │ │ + ldccc 15, cr13, [sp, #1008]! @ 0x3f0 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #24 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0113c398 │ │ │ │ │ - smullmi r8, r8, ip, r3 @ │ │ │ │ │ + ldccc 0, cr14, [sp, #144]! @ 0x90 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, lsl #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ │ - ldrdmi r8, [r8], #52 @ 0x34 │ │ │ │ │ + ldccc 0, cr14, [sp, #368]! @ 0x170 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #25 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ - sbcmi r8, r8, r0, lsl r4 │ │ │ │ │ + ldccc 0, cr14, [sp, #608]! @ 0x260 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ - sbcmi r8, r8, r0, asr r4 │ │ │ │ │ + ldccc 0, cr14, [sp, #864]! @ 0x360 │ │ │ │ │ tsteq r3, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #25 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ @ instruction: 0x011c64b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi r8, r8, r0, r4 @ │ │ │ │ │ + ldccc 1, cr14, [sp, #96]! @ 0x60 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2423164,23 +2422936,23 @@ │ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, asr #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, ip, asr #9 │ │ │ │ │ + ldccc 1, cr14, [sp, #336]! @ 0x150 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #26 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, ip, lsl #10 │ │ │ │ │ + ldccc 1, cr14, [sp, #592]! @ 0x250 │ │ │ │ │ tsteq r3, r0, ror #13 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ tsteq r5, r0, asr sp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2423188,55 +2422960,55 @@ │ │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r8, asr #10 │ │ │ │ │ + ldccc 1, cr14, [sp, #832]! @ 0x340 │ │ │ │ │ tsteq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r8, lsl #11 │ │ │ │ │ + ldccc 2, cr14, [sp, #64]! @ 0x40 │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #27 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsr #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r8, asr #11 │ │ │ │ │ + ldccc 2, cr14, [sp, #320]! @ 0x140 │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #27 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c66b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, lsl #12 │ │ │ │ │ + ldccc 2, cr14, [sp, #560]! @ 0x230 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #27 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, lsr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, asr #12 │ │ │ │ │ + ldccc 2, cr14, [sp, #816]! @ 0x330 │ │ │ │ │ @ instruction: 0x01143ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ @ instruction: 0x011c67b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r0, ror #12 │ │ │ │ │ + ldccc 2, cr14, [sp, #928]! @ 0x3a0 │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @ instruction: 0x0115df90 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ @@ -2423244,79 +2423016,79 @@ │ │ │ │ │ @ instruction: 0x01160290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r0, asr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r0, lsl #13 │ │ │ │ │ + ldccc 3, cr14, [sp, #32]! │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #28 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r0, asr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r8, lsr #13 │ │ │ │ │ + ldccc 3, cr14, [sp, #192]! @ 0xc0 │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r8, [r8], #96 @ 0x60 │ │ │ │ │ + ldccc 3, cr14, [sp, #352]! @ 0x160 │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi r8, r8, r8, lsl #14 │ │ │ │ │ + ldccc 3, cr14, [sp, #576]! @ 0x240 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #29 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, ror #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, asr #14 │ │ │ │ │ + ldccc 3, cr14, [sp, #816]! @ 0x330 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #29 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, ror #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, lsl #15 │ │ │ │ │ + ldccc 4, cr14, [sp, #48]! @ 0x30 │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #30 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ @ instruction: 0x011c6898 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, asr #15 │ │ │ │ │ + ldccc 4, cr14, [sp, #304]! @ 0x130 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #30 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, lsr #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r0, lsl #16 │ │ │ │ │ + ldccc 4, cr14, [sp, #544]! @ 0x220 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #30 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c68d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r0, asr #16 │ │ │ │ │ + ldccc 4, cr14, [sp, #800]! @ 0x320 │ │ │ │ │ adcseq r4, lr, r0, lsr #18 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012c835d │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2423324,23 +2423096,23 @@ │ │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #31 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c68d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, ip, ror r8 │ │ │ │ │ + ldccc 5, cr14, [sp, #16]! │ │ │ │ │ @ instruction: 0x01143fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #31 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c68d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r8, [r8], #140 @ 0x8c │ │ │ │ │ + ldccc 5, cr14, [sp, #272]! @ 0x110 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ │ tsteq r6, r0, lsl sp │ │ │ │ │ tsteq r6, r8, lsr #26 │ │ │ │ │ @@ -2423348,59 +2423120,59 @@ │ │ │ │ │ @ instruction: 0x01160dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, lsl r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r8, [r8], #140 @ 0x8c │ │ │ │ │ + ldccc 5, cr14, [sp, #528]! @ 0x210 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ ... │ │ │ │ │ - addseq r0, sl, r0, lsl #23 │ │ │ │ │ + addseq r8, sl, r0, lsl #23 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r0 │ │ │ │ │ - tsteq r1, r8, asr #32 │ │ │ │ │ - eoreq r4, r2, #160, 14 @ 0x2800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ + tsteq r1, r8, lsl r0 │ │ │ │ │ + eoreq r4, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + tsteq r1, r0, rrx │ │ │ │ │ + andle r7, r3, r6, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ tsteq r1, r0, lsr r0 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, rrx │ │ │ │ │ - tsteq r1, r0, rrx │ │ │ │ │ - andle r7, r3, r6, lsr #25 │ │ │ │ │ + tsteq r1, r8, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror r0 │ │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r6, r5, r0, lsr #2 │ │ │ │ │ + adcseq r6, r5, r0, asr r1 │ │ │ │ │ tsteq r1, r8, lsr #32 │ │ │ │ │ - tsteq r1, r0, lsr #1 │ │ │ │ │ + tsteq r1, r8, rrx │ │ │ │ │ andle r0, r0, r7, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #1 │ │ │ │ │ + tsteq r1, r0, lsr #1 │ │ │ │ │ @ instruction: 0x01119098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #1 │ │ │ │ │ ldrheq r9, [r1, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r0, r7, r0, r0 │ │ │ │ │ tsteq r6, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2423426,53 +2423198,53 @@ │ │ │ │ │ tsteq r1, r0, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ adcseq fp, r7, r0, lsr r6 │ │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ │ - tsteq r1, r0, ror #2 │ │ │ │ │ - eoreq r4, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #2 │ │ │ │ │ + tsteq r1, r8, lsr r1 │ │ │ │ │ + eoreq r4, r2, #0, 16 │ │ │ │ │ + tsteq r1, r8, ror #2 │ │ │ │ │ + strdle sl, [r5], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r1 │ │ │ │ │ - tsteq r1, r8, ror #2 │ │ │ │ │ - strdle sl, [r5], -r7 │ │ │ │ │ - tsteq r1, r0, asr #3 │ │ │ │ │ - andle r0, r0, pc, asr #32 │ │ │ │ │ + tsteq r1, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119198 │ │ │ │ │ + tsteq r1, r0, ror r1 │ │ │ │ │ + andle r0, r0, pc, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #24, 16 @ 0x180000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl r8 @ │ │ │ │ │ tsteq r1, r0, lsl #3 │ │ │ │ │ strdeq r4, [r4], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011191d0 │ │ │ │ │ + tsteq r1, r0, asr #3 │ │ │ │ │ @ instruction: 0x011191b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01150e90 │ │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #0, 16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011191d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #8 │ │ │ │ │ @@ -2423514,33 +2423286,33 @@ │ │ │ │ │ tsteq r1, r8, ror r2 │ │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ │ tsteq r1, r0, lsl #5 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01119298 │ │ │ │ │ - tsteq r1, r0, asr #5 │ │ │ │ │ - eoreq r4, r2, #48, 16 @ 0x300000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x01119298 │ │ │ │ │ + eoreq r4, r2, #72, 16 @ 0x480000 │ │ │ │ │ + tsteq r1, r8, asr #5 │ │ │ │ │ + ldrdle r2, [r2], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011192b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011192b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011192d0 │ │ │ │ │ - tsteq r1, r8, asr #5 │ │ │ │ │ - ldrdle r2, [r2], -r6 │ │ │ │ │ - tsteq r1, r8, lsr r3 │ │ │ │ │ - andle r0, r0, r5, asr #32 │ │ │ │ │ + tsteq r1, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ │ + @ instruction: 0x011192d0 │ │ │ │ │ + andle r0, r0, r5, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #96, 16 @ 0x600000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011192f8 │ │ │ │ │ @ instruction: 0x011192f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2423556,127 +2423328,127 @@ │ │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #72, 16 @ 0x480000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r7, r6, r0, ror #28 │ │ │ │ │ + adcseq r7, r6, r0, asr #29 │ │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01119398 │ │ │ │ │ + tsteq r1, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ - @ instruction: 0x011193d0 │ │ │ │ │ - eoreq r4, r2, #120, 16 @ 0x780000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #7 │ │ │ │ │ + @ instruction: 0x01119398 │ │ │ │ │ + eoreq r4, r2, #144, 16 @ 0x900000 │ │ │ │ │ + @ instruction: 0x011193d8 │ │ │ │ │ + andle r4, r2, fp, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011193b8 │ │ │ │ │ @ instruction: 0x011193b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #7 │ │ │ │ │ - @ instruction: 0x011193d8 │ │ │ │ │ - andle r4, r2, fp, lsr r3 │ │ │ │ │ - tsteq r1, r8, lsl #8 │ │ │ │ │ - andle r0, r0, r9, asr #32 │ │ │ │ │ + @ instruction: 0x011193d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #7 │ │ │ │ │ + tsteq r1, r0, ror #7 │ │ │ │ │ + andle r0, r0, r9, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011193f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r4 │ │ │ │ │ - tsteq r1, r8, ror r4 │ │ │ │ │ - eoreq r4, r2, #192, 16 @ 0xc00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ │ + eoreq r4, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + tsteq r1, r0, lsl #9 │ │ │ │ │ + strdle r2, [r0], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #9 │ │ │ │ │ @ instruction: 0x01119498 │ │ │ │ │ - tsteq r1, r0, lsl #9 │ │ │ │ │ - strdle r2, [r0], -r3 │ │ │ │ │ - @ instruction: 0x011194f0 │ │ │ │ │ @ instruction: 0xd00001bd │ │ │ │ │ @ instruction: 0x01119490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r8, r0, lsr #32 │ │ │ │ │ tsteq r6, r0, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #240, 16 @ 0xf00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #9 │ │ │ │ │ @ instruction: 0x011194b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r8, asr #23 │ │ │ │ │ @ instruction: 0x0116d698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011194d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011194f8 │ │ │ │ │ + @ instruction: 0x011194f0 │ │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ umlalseq r7, r8, r0, r2 │ │ │ │ │ @ instruction: 0x0116d6b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011194f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r5 │ │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, fp, r8, lsr #4 │ │ │ │ │ tsteq r6, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2423686,171 +2423458,171 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #10 │ │ │ │ │ - tsteq r1, r0, ror r5 │ │ │ │ │ - eoreq r4, r2, #8, 18 @ 0x20000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r5 │ │ │ │ │ + tsteq r1, r8, asr #10 │ │ │ │ │ + eoreq r4, r2, #32, 18 @ 0x80000 │ │ │ │ │ + tsteq r1, r8, ror r5 │ │ │ │ │ + andle r7, fp, r0, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #11 │ │ │ │ │ - tsteq r1, r8, ror r5 │ │ │ │ │ - andle r7, fp, r0, lsr #23 │ │ │ │ │ - tsteq r1, r8, lsr #11 │ │ │ │ │ - andle r0, r0, pc, ror r8 │ │ │ │ │ + tsteq r1, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119590 │ │ │ │ │ + tsteq r1, r0, lsl #11 │ │ │ │ │ + andle r0, r0, pc, ror r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #56, 18 @ 0xe0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011195b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011195b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011195d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011195d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011195f0 │ │ │ │ │ - tsteq r1, r0, lsr r6 │ │ │ │ │ - eoreq r4, r2, #80, 18 @ 0x140000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ + @ instruction: 0x011195f0 │ │ │ │ │ + eoreq r4, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ + tsteq r1, r8, lsr r6 │ │ │ │ │ + andle sp, r6, r6, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r1, r8, lsr #30 │ │ │ │ │ @ instruction: 0x011195f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #12 │ │ │ │ │ - tsteq r1, r8, lsr r6 │ │ │ │ │ - andle sp, r6, r6, lsr r5 │ │ │ │ │ - tsteq r1, r8, ror r6 │ │ │ │ │ - andle r0, r0, r8, lsr #32 │ │ │ │ │ + tsteq r1, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ + tsteq r1, r0, asr #12 │ │ │ │ │ + andle r0, r0, r8, lsr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #128, 18 @ 0x200000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ │ tsteq r1, r0, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsr #15 │ │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011196b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #13 │ │ │ │ │ - @ instruction: 0x011196f8 │ │ │ │ │ - eoreq r4, r2, #152, 18 @ 0x260000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ + tsteq r1, r0, asr #13 │ │ │ │ │ + eoreq r4, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + tsteq r1, r0, lsl #14 │ │ │ │ │ + andle sp, r6, pc, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ │ @ instruction: 0x011196d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq lr, [r4], r8 │ │ │ │ │ + adcseq lr, r4, r0, lsl #23 │ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011196f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011196f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror r7 │ │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ │ - tsteq r1, r0, lsl #14 │ │ │ │ │ - andle sp, r6, pc, asr r5 │ │ │ │ │ - tsteq r1, r8, lsr #15 │ │ │ │ │ andle r0, r0, r4, lsr r0 │ │ │ │ │ tsteq r1, r0, lsl r7 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r1, r0, ror #25 │ │ │ │ │ - sbceq r9, r1, r8, lsl r9 │ │ │ │ │ + sbceq r9, r1, r0, asr #18 │ │ │ │ │ tsteq r1, r0, lsr #14 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r1, r8, lsl r7 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ tsteq r1, r0, asr #14 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ │ @ instruction: 0x0140bb98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #200, 18 @ 0x320000 │ │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ │ @ instruction: 0x012fd828 │ │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011197b0 │ │ │ │ │ + tsteq r1, r8, lsr #15 │ │ │ │ │ @ instruction: 0x01119790 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq ip, [r0], r0 │ │ │ │ │ tsteq r1, r0, asr r7 │ │ │ │ │ tsteq r1, r0, lsr #15 │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011197b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2423860,61 +2423632,61 @@ │ │ │ │ │ @ instruction: 0x010d7cb8 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011197f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #16 │ │ │ │ │ - tsteq r1, r8, lsr r8 │ │ │ │ │ - eoreq r4, r2, #224, 18 @ 0x380000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #16 │ │ │ │ │ + tsteq r1, r0, lsl #16 │ │ │ │ │ + eoreq r4, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + tsteq r1, r0, asr #16 │ │ │ │ │ + andle r2, r4, r3, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #16 │ │ │ │ │ + tsteq r1, r8, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ adcseq r0, r5, r0, lsl #26 │ │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ │ - tsteq r1, r0, asr #16 │ │ │ │ │ - andle r2, r4, r3, asr #7 │ │ │ │ │ - tsteq r1, r8, lsr #17 │ │ │ │ │ - andle r0, r0, r1, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ │ + tsteq r1, r8, asr #16 │ │ │ │ │ + andle r0, r0, r1, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r8 │ │ │ │ │ tsteq r1, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r5, r8, asr #19 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ adcseq r3, r6, r0, asr #27 │ │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011198b0 │ │ │ │ │ + tsteq r1, r8, lsr #17 │ │ │ │ │ tsteq r1, r0, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01119890 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01119898 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq r2, r2, r0, ror ip │ │ │ │ │ tsteq r6, r0, ror r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011198b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011198d8 │ │ │ │ │ tsteq r1, r0, asr #17 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r1, r8, lsr r0 │ │ │ │ │ tsteq r1, r8, lsl #17 │ │ │ │ │ @ instruction: 0x011198d0 │ │ │ │ │ @@ -2423926,57 +2423698,57 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011198f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011198f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #18 │ │ │ │ │ - tsteq r1, r0, asr #18 │ │ │ │ │ - eoreq r4, r2, #40, 20 @ 0x28000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r9 │ │ │ │ │ + tsteq r1, r8, lsl #18 │ │ │ │ │ + eoreq r4, r2, #64, 20 @ 0x40000 │ │ │ │ │ + tsteq r1, r8, asr r9 │ │ │ │ │ + mulle r6, r4, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ tsteq r1, r8, lsr #18 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r1, r0, lsr r9 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r9 │ │ │ │ │ - tsteq r1, r8, asr r9 │ │ │ │ │ - mulle r6, r4, r5 │ │ │ │ │ + tsteq r1, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror r9 │ │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr #18 │ │ │ │ │ - tsteq r1, r0, lsr #19 │ │ │ │ │ + tsteq r1, r0, ror r9 │ │ │ │ │ andle r0, r0, fp, lsr #32 │ │ │ │ │ tsteq r1, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119998 │ │ │ │ │ @ instruction: 0x01119990 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq r1, r6, r8, sp │ │ │ │ │ tsteq r1, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011199b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2423994,69 +2423766,69 @@ │ │ │ │ │ adcseq r0, r2, r8, ror r7 │ │ │ │ │ ldrsbeq r1, [lr, -r0] │ │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r1, r8, asr #1 │ │ │ │ │ tsteq r6, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #20 │ │ │ │ │ + tsteq r1, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ - tsteq r1, r8, asr #20 │ │ │ │ │ - eoreq r4, r2, #112, 20 @ 0x70000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #20 │ │ │ │ │ + tsteq r1, r0, lsr #20 │ │ │ │ │ + eoreq r4, r2, #136, 20 @ 0x88000 │ │ │ │ │ + tsteq r1, r8, asr sl │ │ │ │ │ + andle sp, r6, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r0], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #20 │ │ │ │ │ - tsteq r1, r8, asr sl │ │ │ │ │ - andle sp, r6, r0, asr #11 │ │ │ │ │ + tsteq r1, r8, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ - tsteq r1, r8, lsl #21 │ │ │ │ │ + tsteq r1, r0, ror #20 │ │ │ │ │ andle r0, r0, r7, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #160, 20 @ 0xa0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119a98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #136, 20 @ 0x88000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #21 │ │ │ │ │ + @ instruction: 0x01119af8 │ │ │ │ │ @ instruction: 0x01119ad0 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - tsteq r1, r0, asr #22 │ │ │ │ │ - eoreq r4, r2, #184, 20 @ 0xb8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01119af8 │ │ │ │ │ + tsteq r1, r0, ror #21 │ │ │ │ │ + eoreq r4, r2, #208, 20 @ 0xd0000 │ │ │ │ │ + tsteq r1, r8, asr fp │ │ │ │ │ + andle r6, fp, r2, ror #20 │ │ │ │ │ @ instruction: 0x01119af0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, lsl #22 │ │ │ │ │ @@ -2424066,39 +2423838,39 @@ │ │ │ │ │ tsteq r1, r8, lsl fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, sp, r0, asr #8 │ │ │ │ │ tsteq r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #22 │ │ │ │ │ + tsteq r1, r0, asr #22 │ │ │ │ │ tsteq r1, r8, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, ip, r8, asr #26 │ │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ │ - tsteq r1, r8, asr fp │ │ │ │ │ - andle r6, fp, r2, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #22 │ │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ - tsteq r1, r8, lsl #23 │ │ │ │ │ + tsteq r1, r0, ror #22 │ │ │ │ │ strdle r0, [r0], -r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01119b90 │ │ │ │ │ + tsteq r1, r8, lsl #23 │ │ │ │ │ adcseq r8, r1, r0, ror #26 │ │ │ │ │ ldrsheq r1, [lr, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #208, 20 @ 0xd0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01119b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r1, r0, lsl ip │ │ │ │ │ @ instruction: 0x01119b98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2424146,19 +2423918,19 @@ │ │ │ │ │ adcseq r1, r0, r0, asr #18 │ │ │ │ │ @ instruction: 0x0116d890 │ │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror ip │ │ │ │ │ - tsteq r1, r0, ror sp │ │ │ │ │ - eoreq r4, r2, #0, 22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #25 │ │ │ │ │ + tsteq r1, r8, ror ip │ │ │ │ │ + eoreq r4, r2, #24, 22 @ 0x6000 │ │ │ │ │ + tsteq r1, r8, ror sp │ │ │ │ │ + andle r6, fp, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r1, r8, asr #26 │ │ │ │ │ tsteq r1, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2424206,45 +2423978,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #27 │ │ │ │ │ + tsteq r1, r0, ror sp │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ │ @ instruction: 0x01119c90 │ │ │ │ │ - tsteq r1, r8, ror sp │ │ │ │ │ - andle r6, fp, r8, asr pc │ │ │ │ │ - @ instruction: 0x01119dd0 │ │ │ │ │ - strdle r0, [r0], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ + tsteq r1, r0, lsl #27 │ │ │ │ │ + strdle r0, [r0], -r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ │ @ instruction: 0x01119d98 │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01119dd8 │ │ │ │ │ + @ instruction: 0x01119dd0 │ │ │ │ │ tsteq r1, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, asr #27 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, pc, r8, rrx │ │ │ │ │ @ instruction: 0x01119d90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #24, 22 @ 0x6000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01119dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ │ @ instruction: 0x01119df0 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ │ @@ -2424274,97 +2424046,97 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #28 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01119db8 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror lr │ │ │ │ │ - @ instruction: 0x01119e98 │ │ │ │ │ - eoreq r4, r2, #72, 22 @ 0x12000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #29 │ │ │ │ │ + tsteq r1, r8, ror lr │ │ │ │ │ + eoreq r4, r2, #96, 22 @ 0x18000 │ │ │ │ │ + tsteq r1, r0, lsr #29 │ │ │ │ │ + @ instruction: 0xd001debf │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #29 │ │ │ │ │ - tsteq r1, r0, lsr #29 │ │ │ │ │ - @ instruction: 0xd001debf │ │ │ │ │ - @ instruction: 0x01119ed8 │ │ │ │ │ - andle r0, r0, pc, lsl #15 │ │ │ │ │ + @ instruction: 0x01119e98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119eb0 │ │ │ │ │ + tsteq r1, r8, lsr #29 │ │ │ │ │ + andle r0, r0, pc, lsl #15 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #29 │ │ │ │ │ + @ instruction: 0x01119ed8 │ │ │ │ │ @ instruction: 0x01119ed0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r3, [pc], r8 │ │ │ │ │ tsteq r6, r0, lsr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #96, 22 @ 0x18000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01119ef8 │ │ │ │ │ tsteq r1, r0, asr #27 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #30 │ │ │ │ │ + tsteq r1, r0, lsr pc │ │ │ │ │ adcseq r5, r7, r0, lsl sl │ │ │ │ │ @ instruction: 0x012fd508 │ │ │ │ │ - @ instruction: 0x01119f90 │ │ │ │ │ - eoreq r4, r2, #144, 22 @ 0x24000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr pc │ │ │ │ │ + tsteq r1, r8, lsr #30 │ │ │ │ │ + eoreq r4, r2, #168, 22 @ 0x2a000 │ │ │ │ │ + @ instruction: 0x01119f98 │ │ │ │ │ + andle r2, r0, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ │ @ instruction: 0x011225f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01146f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01119fb0 │ │ │ │ │ + @ instruction: 0x01119f90 │ │ │ │ │ tsteq r1, r8, asr #30 │ │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01146f98 │ │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, ror #24 │ │ │ │ │ tsteq r6, r8, lsr r9 │ │ │ │ │ tsteq r1, r8, lsl #31 │ │ │ │ │ cmpeq r4, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x01119f98 │ │ │ │ │ - andle r2, r0, r0, lsr fp │ │ │ │ │ - tsteq r1, r0, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #31 │ │ │ │ │ + @ instruction: 0x01119fb0 │ │ │ │ │ @ instruction: 0xd00003b2 │ │ │ │ │ tsteq r1, r8, lsr #31 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #192, 22 @ 0x30000 │ │ │ │ │ tsteq r1, r0, asr #31 │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r0 │ │ │ │ │ tsteq r1, r0, ror #31 │ │ │ │ │ @@ -2424375,24 +2424147,24 @@ │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ @ instruction: 0x01119ff0 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x01119ff8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r1, r0, lsl #23 │ │ │ │ │ + adcseq r8, r0, r0, lsl #23 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r1, r0, lsr r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r4, [r5], r0 │ │ │ │ │ @ instruction: 0x01119fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2424404,63 +2424176,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r0 │ │ │ │ │ tsteq r1, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116d9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111a098 │ │ │ │ │ @ instruction: 0x0111a090 │ │ │ │ │ - ldrsbeq sl, [r1, -r0] │ │ │ │ │ - eoreq r4, r2, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r4, r2, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq r1, r8, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a098 │ │ │ │ │ + tsteq r1, r8, lsl #2 │ │ │ │ │ + andle r4, r7, r2, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [r1, -r0] │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, pc, r8, lsr #6 │ │ │ │ │ tsteq r6, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #1 │ │ │ │ │ tsteq r1, r0, asr #1 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl r1 │ │ │ │ │ - tsteq r1, r8, lsl #2 │ │ │ │ │ - andle r4, r7, r2, lsl #10 │ │ │ │ │ + ldrsbeq sl, [r1, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ ldrsbeq sl, [r1, -r8] │ │ │ │ │ ldrsheq sl, [r1, -r0] │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ tsteq r1, r0, lsl #2 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ - tsteq r1, r0, lsr r1 │ │ │ │ │ + tsteq r1, r0, lsl r1 │ │ │ │ │ andle r0, r0, r4, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq r1, r0, asr #2 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01139b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ │ @@ -2424516,109 +2424288,109 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ │ tsteq r1, r8, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #5 │ │ │ │ │ tsteq r1, r8, ror r2 │ │ │ │ │ - @ instruction: 0x0111a298 │ │ │ │ │ - eoreq r4, r2, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r4, r2, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ │ tsteq r1, r8, asr #4 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ adcseq lr, r5, r0, ror r8 │ │ │ │ │ tsteq r6, r8, lsr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #5 │ │ │ │ │ + tsteq r1, r0, lsr #5 │ │ │ │ │ + andle lr, r8, r5, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #5 │ │ │ │ │ - tsteq r1, r0, lsr #5 │ │ │ │ │ - andle lr, r8, r5, lsl #31 │ │ │ │ │ - @ instruction: 0x0111a2d8 │ │ │ │ │ - andle r0, r0, r8, ror #13 │ │ │ │ │ + @ instruction: 0x0111a298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a2b0 │ │ │ │ │ + tsteq r1, r8, lsr #5 │ │ │ │ │ + andle r0, r0, r8, ror #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #5 │ │ │ │ │ + @ instruction: 0x0111a2d8 │ │ │ │ │ @ instruction: 0x0111a2d0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01139bf0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #56, 24 @ 0x3800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a2f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ tsteq lr, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #6 │ │ │ │ │ + tsteq r1, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ - tsteq r1, r0, ror r3 │ │ │ │ │ - eoreq r4, r2, #104, 24 @ 0x6800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr r3 │ │ │ │ │ + tsteq r1, r8, lsr #6 │ │ │ │ │ + eoreq r4, r2, #128, 24 @ 0x8000 │ │ │ │ │ + tsteq r1, r8, ror r3 │ │ │ │ │ + andle r1, r2, r6, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #7 │ │ │ │ │ + tsteq r1, r0, ror r3 │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, ror r6 @ │ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ adcseq r2, pc, r0, lsl r7 @ │ │ │ │ │ tsteq r6, r0, asr #20 │ │ │ │ │ - tsteq r1, r8, ror r3 │ │ │ │ │ - andle r1, r2, r6, asr #31 │ │ │ │ │ - tsteq r1, r8, lsr #7 │ │ │ │ │ - strdle r0, [r0], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ │ + tsteq r1, r0, lsl #7 │ │ │ │ │ + strdle r0, [r0], -fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a3b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #128, 24 @ 0x8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2424628,53 +2424400,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a3f0 │ │ │ │ │ tsteq r1, r8, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, ror #29 │ │ │ │ │ tsteq r6, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ │ - tsteq r1, r8, lsr #8 │ │ │ │ │ - eoreq r4, r2, #176, 24 @ 0xb000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ + tsteq r1, r0, lsl #8 │ │ │ │ │ + eoreq r4, r2, #200, 24 @ 0xc800 │ │ │ │ │ + tsteq r1, r0, lsr r4 │ │ │ │ │ + andle r4, r2, r5, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r4 │ │ │ │ │ - tsteq r1, r0, lsr r4 │ │ │ │ │ - andle r4, r2, r5, lsl #7 │ │ │ │ │ - tsteq r1, r8, lsl #9 │ │ │ │ │ - ldrdle r0, [r0], -r3 │ │ │ │ │ + tsteq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ │ + tsteq r1, r8, lsr r4 │ │ │ │ │ + ldrdle r0, [r0], -r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #224, 24 @ 0xe000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a498 │ │ │ │ │ + tsteq r1, r8, lsl #9 │ │ │ │ │ tsteq r1, r8, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #21 │ │ │ │ │ adceq r7, sp, r8, asr #20 │ │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #200, 24 @ 0xc800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111a498 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2424694,79 +2424466,79 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a4f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ │ + tsteq r1, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ @ instruction: 0x0111a4f0 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ - tsteq r1, r0, ror r5 │ │ │ │ │ - eoreq r4, r2, #248, 24 @ 0xf800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #10 │ │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ │ + eoreq r4, r2, #16, 26 @ 0x400 │ │ │ │ │ + @ instruction: 0x0111a590 │ │ │ │ │ + strdle sp, [r6], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a5d0 │ │ │ │ │ + tsteq r1, r0, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r8, ror #7 │ │ │ │ │ @ instruction: 0x0116dad0 │ │ │ │ │ - @ instruction: 0x0111a590 │ │ │ │ │ - strdle sp, [r6], -r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #11 │ │ │ │ │ tsteq r1, r0, lsl #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r7, pc, r8, ror pc @ │ │ │ │ │ tsteq r1, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - @ instruction: 0x0111a5f8 │ │ │ │ │ + @ instruction: 0x0111a5d0 │ │ │ │ │ andle r0, r0, sl, lsr #32 │ │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, asr #11 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ @ instruction: 0x0111a5b8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - adceq sl, sp, r8, lsl #8 │ │ │ │ │ + adceq sl, sp, r8, lsr #8 │ │ │ │ │ @ instruction: 0x012fd530 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd530 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ - ldrsbteq sl, [r5], r8 │ │ │ │ │ + adcseq sl, r5, r8, lsl #2 │ │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #40, 26 @ 0xa00 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111a5f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2424776,31 +2424548,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #13 │ │ │ │ │ + @ instruction: 0x0111a698 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r0, r8, lsr r8 │ │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ │ - tsteq r1, r8, ror #13 │ │ │ │ │ - eoreq r4, r2, #64, 26 @ 0x1000 │ │ │ │ │ + tsteq r1, r0, lsl #13 │ │ │ │ │ + eoreq r4, r2, #88, 26 @ 0x1600 │ │ │ │ │ tsteq r1, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ adcseq r8, r6, r8, lsr #22 │ │ │ │ │ @ instruction: 0x011e12b0 │ │ │ │ │ adceq r6, lr, r8, lsl #17 │ │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a698 │ │ │ │ │ + @ instruction: 0x0111a6f0 │ │ │ │ │ + andle sp, r6, r3, lsr #12 │ │ │ │ │ @ instruction: 0x0111a690 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a6b0 │ │ │ │ │ tsteq r1, r8, lsr #13 │ │ │ │ │ @@ -2424808,46 +2424580,46 @@ │ │ │ │ │ adcseq sp, r1, r0, lsl fp │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r7 │ │ │ │ │ + tsteq r1, r8, ror #13 │ │ │ │ │ @ instruction: 0x0111a6d0 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r0, r0, ror r0 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ - @ instruction: 0x0111a6f0 │ │ │ │ │ - andle sp, r6, r3, lsr #12 │ │ │ │ │ - tsteq r1, r8, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #14 │ │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ │ andle r0, r0, r6, lsr r0 │ │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ adcseq r1, ip, r0, ror #12 │ │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #14 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #88, 26 @ 0x1600 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ @@ -2424858,63 +2424630,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ tsteq r1, r0, lsl #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r6, [r5], r0 │ │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a7b0 │ │ │ │ │ + @ instruction: 0x0111a7b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - tsteq r1, r0, lsl r8 │ │ │ │ │ - eoreq r4, r2, #136, 26 @ 0x2200 │ │ │ │ │ + @ instruction: 0x0111a7b0 │ │ │ │ │ + eoreq r4, r2, #160, 26 @ 0x2800 │ │ │ │ │ tsteq r1, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r9, r8, lsl r5 │ │ │ │ │ tsteq r6, r8, lsr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a7b8 │ │ │ │ │ + tsteq r1, r8, lsl r8 │ │ │ │ │ + andle r6, r2, lr, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a7d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #16 │ │ │ │ │ + tsteq r1, r0, lsl r8 │ │ │ │ │ @ instruction: 0x0111a7f8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ - tsteq r1, r8, lsl r8 │ │ │ │ │ - andle r6, r2, lr, lsr #11 │ │ │ │ │ - tsteq r1, r8, asr #16 │ │ │ │ │ - ldrdle r0, [r0], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ │ + tsteq r1, r0, lsr #16 │ │ │ │ │ + ldrdle r0, [r0], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a898 │ │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, asr lr │ │ │ │ │ @ instruction: 0x0116dbd8 │ │ │ │ │ tsteq r1, r8, lsr #30 │ │ │ │ │ @@ -2424954,29 +2424726,29 @@ │ │ │ │ │ adceq r7, lr, r0, asr r4 │ │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ │ tsteq r1, r0, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r8, lsr #26 │ │ │ │ │ tsteq r6, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r9 │ │ │ │ │ - tsteq r1, r0, asr #18 │ │ │ │ │ - eoreq r4, r2, #208, 26 @ 0x3400 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #18 │ │ │ │ │ + tsteq r1, r8, lsl r9 │ │ │ │ │ + eoreq r4, r2, #232, 26 @ 0x3a00 │ │ │ │ │ + tsteq r1, r0, lsr #19 │ │ │ │ │ + andle r6, r3, fp, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a9b8 │ │ │ │ │ - tsteq r1, r0, lsr #19 │ │ │ │ │ - andle r6, r3, fp, lsl #27 │ │ │ │ │ + tsteq r1, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #19 │ │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r1, r0, ror #27 │ │ │ │ │ ldrdeq r6, [r1], #120 @ 0x78 │ │ │ │ │ tsteq r1, r0, ror #18 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2424991,34 +2424763,34 @@ │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ @ instruction: 0x0111ce98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ - tsteq r1, r8, ror #19 │ │ │ │ │ + @ instruction: 0x0111a9b8 │ │ │ │ │ ldrdle r1, [r0], -r5 │ │ │ │ │ @ instruction: 0x0111a990 │ │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111a9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111a9f0 │ │ │ │ │ + tsteq r1, r8, ror #19 │ │ │ │ │ tsteq r1, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #232, 26 @ 0x3a00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111a9f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, pc, r0, ror #18 │ │ │ │ │ tsteq r6, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2425030,39 +2424802,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr sl │ │ │ │ │ + tsteq r1, r0, ror #20 │ │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r5, r8, asr #11 │ │ │ │ │ tsteq r1, r8, lsl sl │ │ │ │ │ - tsteq r1, r8, ror sl │ │ │ │ │ - eoreq r4, r2, #24, 28 @ 0x180 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #20 │ │ │ │ │ + tsteq r1, r8, asr sl │ │ │ │ │ + eoreq r4, r2, #48, 28 @ 0x300 │ │ │ │ │ + tsteq r1, r0, lsl #21 │ │ │ │ │ + andle r4, r3, r1, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #21 │ │ │ │ │ @ instruction: 0x0111aa98 │ │ │ │ │ - tsteq r1, r0, lsl #21 │ │ │ │ │ - andle r4, r3, r1, lsr #10 │ │ │ │ │ - @ instruction: 0x0111acd0 │ │ │ │ │ andle r0, r0, r9, lsl #3 │ │ │ │ │ @ instruction: 0x0111aa90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ │ @ instruction: 0x0111aab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ │ @ instruction: 0x0116dc98 │ │ │ │ │ tsteq r1, r8, ror #16 │ │ │ │ │ @@ -2425080,15 +2424852,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0111aaf8 │ │ │ │ │ rscseq sl, r9, r8 │ │ │ │ │ tsteq r1, r0, lsr #22 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, lsl fp │ │ │ │ │ - ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ + sbceq r6, r0, r8, lsl #25 │ │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq ip, r5, r8, lsr r6 │ │ │ │ │ tsteq r1, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ │ @@ -2425156,15 +2424928,15 @@ │ │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #25 │ │ │ │ │ + @ instruction: 0x0111acd0 │ │ │ │ │ tsteq r1, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r8, r8, sl │ │ │ │ │ @ instruction: 0x0116dcb0 │ │ │ │ │ @ instruction: 0x0111aab8 │ │ │ │ │ rscseq sl, r9, r8 │ │ │ │ │ tsteq r1, r8, asr ip │ │ │ │ │ @@ -2425195,16 +2424967,16 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r1, r0, asr #25 │ │ │ │ │ addeq sl, r0, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111ac98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r0, r8, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #48, 28 @ 0x300 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr sp │ │ │ │ │ @ instruction: 0x0111acf8 │ │ │ │ │ @@ -2425212,15 +2424984,15 @@ │ │ │ │ │ @ instruction: 0x0111acb8 │ │ │ │ │ cmpeq r0, r8, lsl #24 │ │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ │ @ instruction: 0x009bf5f8 │ │ │ │ │ @ instruction: 0x0111acf0 │ │ │ │ │ tsteq r1, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ + sbceq r6, r0, r8, lsl #25 │ │ │ │ │ tsteq r1, r0, lsr #26 │ │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ │ addseq sp, fp, r8, lsr #31 │ │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ │ @@ -2425236,25 +2425008,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #27 │ │ │ │ │ - tsteq r1, r8, ror #27 │ │ │ │ │ - eoreq r4, r2, #96, 28 @ 0x600 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ + tsteq r1, r0, lsl #27 │ │ │ │ │ + eoreq r4, r2, #120, 28 @ 0x780 │ │ │ │ │ + @ instruction: 0x0111adf0 │ │ │ │ │ + andle r6, r2, ip, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111ad90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111ad98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr lr │ │ │ │ │ + tsteq r1, r8, ror #27 │ │ │ │ │ tsteq r1, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsr #9 │ │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ │ tsteq r1, r8, asr #24 │ │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ │ tsteq r1, r0, asr #27 │ │ │ │ │ @@ -2425265,17 +2425037,17 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x0111add8 │ │ │ │ │ tsteq r2, r8, ror #25 │ │ │ │ │ tsteq r1, r0, ror #27 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - @ instruction: 0x0111adf0 │ │ │ │ │ - andle r6, r2, ip, asr sl │ │ │ │ │ - tsteq r1, r8, asr lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr lr │ │ │ │ │ + tsteq r1, r0, lsr lr │ │ │ │ │ andle r1, r0, r0, asr r8 │ │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsl lr │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r1, r0, lsl lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ @@ -2425283,50 +2425055,50 @@ │ │ │ │ │ ldrdeq lr, [r2], #80 @ 0x50 │ │ │ │ │ tsteq r1, r0, lsr #28 │ │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 3032 @ 0xbd8 │ │ │ │ │ adcseq r9, r0, r0, ror #5 │ │ │ │ │ tsteq r6, r0, lsl sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #29 │ │ │ │ │ @ instruction: 0x0111aeb8 │ │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ │ - eoreq r4, r2, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r4, r2, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r0, r8, lsr #1 │ │ │ │ │ smlalbteq r1, r1, r8, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x0111aeb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq lr, sp, r8, lsr sp │ │ │ │ │ tsteq r6, r8, lsr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #29 │ │ │ │ │ + @ instruction: 0x0111af98 │ │ │ │ │ + andle sl, r2, sp, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111aed0 │ │ │ │ │ ldrsheq fp, [r5, #-192] @ 0xffffff40 │ │ │ │ │ smlalbteq r1, r1, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ │ tsteq r1, r0, ror #29 │ │ │ │ │ @@ -2425364,39 +2425136,39 @@ │ │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r2, [r4], #72 @ 0x48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #31 │ │ │ │ │ - @ instruction: 0x0111af98 │ │ │ │ │ - andle sl, r2, sp, asr #2 │ │ │ │ │ + tsteq r1, r8, ror pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111afb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x0111af90 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ │ @ instruction: 0x0111aed8 │ │ │ │ │ - @ instruction: 0x0111afd0 │ │ │ │ │ + tsteq r1, r8, lsr #31 │ │ │ │ │ andle r1, r0, r0, lsl #10 │ │ │ │ │ tsteq r0, r0, lsr ip │ │ │ │ │ smlalbteq r1, r1, r8, r1 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111afb0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111afb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111afd8 │ │ │ │ │ + @ instruction: 0x0111afd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #192, 28 @ 0xc00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111afd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r2 │ │ │ │ │ tsteq r1, r8, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2426421,15 +2426193,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sl, pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ ... │ │ │ │ │ - adceq r8, lr, r0, lsl #23 │ │ │ │ │ + adceq r0, pc, r0, lsl #23 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ tsteq r1, r8, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ │ @@ -2426488,26 +2426260,26 @@ │ │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r1, r0, lsl #2 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsr #1 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ - ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ + sbceq r6, r0, r8, lsl #25 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ tsteq r1, r8, lsl #1 │ │ │ │ │ @ instruction: 0x0111c198 │ │ │ │ │ tsteq r1, r0, lsr #2 │ │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq pc, r0, r0, lsl #23 │ │ │ │ │ + adcseq pc, r0, r0, lsr fp @ │ │ │ │ │ ldrsheq ip, [r1, -r0] │ │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r1, r0, lsr r1 │ │ │ │ │ tsteq r1, r0, lsr #29 │ │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2426576,47 +2426348,47 @@ │ │ │ │ │ ldrhteq r0, [pc], r0 │ │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror r2 │ │ │ │ │ - @ instruction: 0x0111c298 │ │ │ │ │ - eoreq r4, r2, #240, 28 @ 0xf00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #5 │ │ │ │ │ + tsteq r1, r8, ror r2 │ │ │ │ │ + eoreq r4, r2, #8, 30 │ │ │ │ │ + tsteq r1, r0, lsr #5 │ │ │ │ │ + strdle r3, [r3], -r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr #5 │ │ │ │ │ - tsteq r1, r0, lsr #5 │ │ │ │ │ - strdle r3, [r3], -r3 @ │ │ │ │ │ - tsteq r1, r8, ror #5 │ │ │ │ │ - andle r0, r0, sl, ror r0 │ │ │ │ │ + @ instruction: 0x0111c298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c2b0 │ │ │ │ │ + tsteq r1, r8, lsr #5 │ │ │ │ │ + andle r0, r0, sl, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #5 │ │ │ │ │ tsteq r1, r0, asr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r2, lr, r8, asr #29 │ │ │ │ │ tsteq r6, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111c2f0 │ │ │ │ │ + tsteq r1, r8, ror #5 │ │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r0, ror #29 │ │ │ │ │ + adceq r4, pc, r8, lsr #29 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #8, 30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111c2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adcseq r1, pc, r8, lsr r5 @ │ │ │ │ │ @@ -2426630,47 +2426402,47 @@ │ │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01139c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #6 │ │ │ │ │ + tsteq r1, r0, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r0], #120 @ 0x78 │ │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ │ tsteq r1, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - @ instruction: 0x0111c390 │ │ │ │ │ - eoreq r4, r2, #56, 30 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror r3 │ │ │ │ │ + tsteq r1, r8, ror #6 │ │ │ │ │ + eoreq r4, r2, #80, 30 @ 0x140 │ │ │ │ │ + @ instruction: 0x0111c398 │ │ │ │ │ + andle r3, r3, r6, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #7 │ │ │ │ │ - @ instruction: 0x0111c398 │ │ │ │ │ - andle r3, r3, r6, ror r5 │ │ │ │ │ - tsteq r1, r0, asr #7 │ │ │ │ │ - andle r0, r0, r5, lsl #1 │ │ │ │ │ + @ instruction: 0x0111c390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #7 │ │ │ │ │ + tsteq r1, r0, lsr #7 │ │ │ │ │ + andle r0, r0, r5, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2426688,85 +2426460,85 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r0, r0, ror #9 │ │ │ │ │ @ instruction: 0x0116ddd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111c490 │ │ │ │ │ tsteq r1, r8, lsl #9 │ │ │ │ │ - tsteq r1, r8, lsr #9 │ │ │ │ │ - eoreq r4, r2, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r4, r2, #152, 30 @ 0x260 │ │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, lsl r4 │ │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd9e0 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, lsr #21 │ │ │ │ │ + adcseq r7, r6, r0, lsl #22 │ │ │ │ │ tsteq r6, r0, lsl #28 │ │ │ │ │ tsteq r1, r0, lsl #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r0, r5, r0, asr #30 │ │ │ │ │ + adcseq r0, r5, r0, asr #31 │ │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111c490 │ │ │ │ │ + @ instruction: 0x0111c4b0 │ │ │ │ │ + andle r3, r3, fp, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111c4b8 │ │ │ │ │ - @ instruction: 0x0111c4b0 │ │ │ │ │ - andle r3, r3, fp, asr r3 │ │ │ │ │ - @ instruction: 0x0111c4d8 │ │ │ │ │ - strdle r0, [r0], -lr │ │ │ │ │ + tsteq r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #9 │ │ │ │ │ + @ instruction: 0x0111c4b8 │ │ │ │ │ + strdle r0, [r0], -lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r4, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c4d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111c4d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x0111c4f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, lsr r0 │ │ │ │ │ tsteq r6, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r4, [r6], r8 │ │ │ │ │ + adcseq r4, r6, r8, ror #15 │ │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #10 │ │ │ │ │ - tsteq r1, r8, lsl #11 │ │ │ │ │ - eoreq r4, r2, #200, 30 @ 0x320 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r5 │ │ │ │ │ + tsteq r1, r0, asr #10 │ │ │ │ │ + eoreq r4, r2, #224, 30 @ 0x380 │ │ │ │ │ + @ instruction: 0x0111c590 │ │ │ │ │ + andle r3, r3, r6, ror r4 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ tsteq r4, r0, asr r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ │ tsteq r1, r8, asr #10 │ │ │ │ │ @@ -2426774,31 +2426546,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111c598 │ │ │ │ │ - @ instruction: 0x0111c590 │ │ │ │ │ - andle r3, r3, r6, ror r4 │ │ │ │ │ - tsteq r1, r0, lsl #13 │ │ │ │ │ - andle r0, r0, r4, ror r0 │ │ │ │ │ + tsteq r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x0111c598 │ │ │ │ │ + andle r0, r0, r4, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c5b8 │ │ │ │ │ @ instruction: 0x0111c5b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #13 │ │ │ │ │ + tsteq r1, r0, lsl #13 │ │ │ │ │ tsteq r1, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ │ tsteq r4, r0, lsr #21 │ │ │ │ │ tsteq r1, r0, ror #11 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r5, r0, ror pc │ │ │ │ │ @@ -2426837,16 +2426609,16 @@ │ │ │ │ │ ldrdeq sl, [r0], #120 @ 0x78 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ adcseq r1, pc, r0, ror sl @ │ │ │ │ │ tsteq r6, r0, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r2, #224, 30 @ 0x380 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #13 │ │ │ │ │ @ instruction: 0x0111c690 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r8, asr #23 │ │ │ │ │ tsteq r1, r8, asr r6 │ │ │ │ │ tsteq r1, r0, lsr #13 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r1, r8, lsl #13 │ │ │ │ │ @@ -2426866,25 +2426638,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c6f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #14 │ │ │ │ │ - @ instruction: 0x0111c790 │ │ │ │ │ - eoreq r5, r2, #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ │ + tsteq r1, r0, lsl #14 │ │ │ │ │ + eoreq r5, r2, #56 @ 0x38 │ │ │ │ │ + tsteq r1, r0, lsr #15 │ │ │ │ │ + andle r3, r3, pc, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #15 │ │ │ │ │ + @ instruction: 0x0111c790 │ │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr #22 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ tsteq r1, r0, asr #14 │ │ │ │ │ @@ -2426905,19 +2426677,19 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r2, r0, lsl r1 │ │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ - tsteq r1, r0, lsr #15 │ │ │ │ │ - andle r3, r3, pc, lsr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ │ - tsteq r1, r8, asr r8 │ │ │ │ │ + tsteq r1, r0, ror #15 │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ @ instruction: 0x0111c7b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr #22 │ │ │ │ │ @ instruction: 0x0116de90 │ │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ │ cmpeq r6, r0, asr r8 │ │ │ │ │ @@ -2426925,16 +2426697,16 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0111c7d0 │ │ │ │ │ @ instruction: 0x0116de90 │ │ │ │ │ @ instruction: 0x0111c7d8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #15 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #16 │ │ │ │ │ tsteq r1, r8, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ │ @ instruction: 0x0114f1b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2426954,61 +2426726,61 @@ │ │ │ │ │ tsteq r1, r0, asr #16 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111c898 │ │ │ │ │ - @ instruction: 0x0111c8d8 │ │ │ │ │ - eoreq r5, r2, #104 @ 0x68 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #17 │ │ │ │ │ + @ instruction: 0x0111c898 │ │ │ │ │ + eoreq r5, r2, #128 @ 0x80 │ │ │ │ │ + tsteq r1, r0, ror #17 │ │ │ │ │ + andle sp, r2, lr, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ │ @ instruction: 0x0111c8b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116ded8 │ │ │ │ │ tsteq r1, r0, asr #17 │ │ │ │ │ tsteq r2, r8, asr #19 │ │ │ │ │ ldrdeq r1, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c8d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #17 │ │ │ │ │ - tsteq r1, r0, ror #17 │ │ │ │ │ - andle sp, r2, lr, asr #15 │ │ │ │ │ - tsteq r1, r8, lsl #18 │ │ │ │ │ - andle r0, r0, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x0111c8d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c8f0 │ │ │ │ │ + tsteq r1, r8, ror #17 │ │ │ │ │ + andle r0, r0, r8, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111c8f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ tsteq r1, r0, lsr r9 │ │ │ │ │ @@ -2427024,29 +2426796,29 @@ │ │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ │ tsteq r4, r0, asr #5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01146f98 │ │ │ │ │ adceq fp, pc, r0, ror #11 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #22 │ │ │ │ │ + tsteq r1, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, ror r9 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ tsteq r1, r0, lsl #19 │ │ │ │ │ addeq r2, r0, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r9, [r4], #40 @ 0x28 │ │ │ │ │ - tsteq r1, r8, asr #22 │ │ │ │ │ - eoreq r5, r2, #176 @ 0xb0 │ │ │ │ │ + tsteq r1, r8, lsl #22 │ │ │ │ │ + eoreq r5, r2, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0111c998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsl #13 @ │ │ │ │ │ tsteq r6, r0, lsr #30 │ │ │ │ │ tsteq r1, r0, lsr #16 │ │ │ │ │ - sbceq r4, r0, r0, asr #28 │ │ │ │ │ + sbceq r4, r0, r8, ror #28 │ │ │ │ │ @ instruction: 0x0111c9b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0111c9b8 │ │ │ │ │ tsteq r6, r0, lsr #30 │ │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ │ @@ -2427066,15 +2426838,15 @@ │ │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x0111caf8 │ │ │ │ │ tsteq r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsl sl │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ │ - sbceq r4, r0, r0, asr #28 │ │ │ │ │ + sbceq r4, r0, r8, ror #28 │ │ │ │ │ tsteq r1, r8, lsr #19 │ │ │ │ │ @ instruction: 0x0111b8d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ tsteq r1, r0, lsr #21 │ │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ │ tsteq r1, r8, lsl sl │ │ │ │ │ @@ -2427091,15 +2426863,15 @@ │ │ │ │ │ strheq sl, [r0, #-232] @ 0xffffff18 │ │ │ │ │ tsteq r1, r8, ror #20 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #21 │ │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r3, ip, r0, asr #32 │ │ │ │ │ + adceq r3, ip, r8 │ │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ │ cmpeq r0, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111ca90 │ │ │ │ │ @ instruction: 0x0111ca98 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ @@ -2427127,48 +2426899,48 @@ │ │ │ │ │ smulleq pc, r2, r0, r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #28 │ │ │ │ │ tsteq r1, r0, lsl #22 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #22 │ │ │ │ │ + tsteq r1, r0, ror #22 │ │ │ │ │ + andle r4, r4, r5, lsr #12 │ │ │ │ │ smlatteq pc, r8, r8, fp │ │ │ │ │ tsteq r1, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f4fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr fp │ │ │ │ │ tsteq r1, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #22 │ │ │ │ │ - tsteq r1, r0, ror #22 │ │ │ │ │ - andle r4, r4, r5, lsr #12 │ │ │ │ │ + tsteq r1, r8, asr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror fp │ │ │ │ │ tsteq r1, r0, ror #10 │ │ │ │ │ @ instruction: 0x0114f9f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ │ - tsteq r1, r8, lsl #23 │ │ │ │ │ + tsteq r1, r8, ror #22 │ │ │ │ │ andle r0, r0, r6, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cb90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cbd8 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ @@ -2427190,47 +2426962,47 @@ │ │ │ │ │ @ instruction: 0x0111cbf0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ tsteq r6, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsr ip │ │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ │ - tsteq r1, r0, asr ip │ │ │ │ │ - eoreq r5, r2, #248 @ 0xf8 │ │ │ │ │ + eoreq r5, r2, #16, 2 │ │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, pc, r8, lsr #29 │ │ │ │ │ @ instruction: 0x0111cbf8 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr ip │ │ │ │ │ + tsteq r1, r8, asr ip │ │ │ │ │ + @ instruction: 0xd0032eb6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #24 │ │ │ │ │ - tsteq r1, r8, asr ip │ │ │ │ │ - @ instruction: 0xd0032eb6 │ │ │ │ │ - tsteq r1, r0, lsl #25 │ │ │ │ │ - andle r0, r0, r4, asr #1 │ │ │ │ │ + tsteq r1, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ │ + tsteq r1, r0, ror #24 │ │ │ │ │ + andle r0, r0, r4, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r1, r0, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118f1b0 │ │ │ │ │ @@ -2427320,39 +2427092,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cdf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl lr │ │ │ │ │ - tsteq r1, r8, lsr lr │ │ │ │ │ - eoreq r5, r2, #64, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #28 │ │ │ │ │ + tsteq r1, r8, lsl lr │ │ │ │ │ + eoreq r5, r2, #88, 2 │ │ │ │ │ + tsteq r1, r0, asr #28 │ │ │ │ │ + andle sl, r0, r7, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #28 │ │ │ │ │ - tsteq r1, r0, asr #28 │ │ │ │ │ - andle sl, r0, r7, lsl r2 │ │ │ │ │ - tsteq r1, r8, ror #28 │ │ │ │ │ - andle r0, r0, r4, asr #2 │ │ │ │ │ + tsteq r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr lr │ │ │ │ │ + tsteq r1, r8, asr #28 │ │ │ │ │ + andle r0, r0, r4, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2427360,95 +2427132,95 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111ceb8 │ │ │ │ │ - @ instruction: 0x0111ced8 │ │ │ │ │ - eoreq r5, r2, #136, 2 @ 0x22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ + @ instruction: 0x0111ceb8 │ │ │ │ │ + eoreq r5, r2, #160, 2 @ 0x28 │ │ │ │ │ + tsteq r1, r0, ror #29 │ │ │ │ │ + andle r2, r2, r6, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111ced0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #29 │ │ │ │ │ - tsteq r1, r0, ror #29 │ │ │ │ │ - andle r2, r2, r6, lsr #25 │ │ │ │ │ - tsteq r1, r8, lsl #30 │ │ │ │ │ - andle r0, r0, r6, asr #32 │ │ │ │ │ + @ instruction: 0x0111ced8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cef0 │ │ │ │ │ + tsteq r1, r8, ror #29 │ │ │ │ │ + andle r0, r0, r6, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #30 │ │ │ │ │ - tsteq r1, r8, ror #30 │ │ │ │ │ - eoreq r5, r2, #208, 2 @ 0x34 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ │ + tsteq r1, r8, asr #30 │ │ │ │ │ + eoreq r5, r2, #232, 2 @ 0x3a │ │ │ │ │ + tsteq r1, r0, ror pc │ │ │ │ │ + andle r2, r2, r7, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ │ - tsteq r1, r0, ror pc │ │ │ │ │ - andle r2, r2, r7, asr ip │ │ │ │ │ - tsteq r1, r8, lsr #31 │ │ │ │ │ - andle r0, r0, lr, asr #32 │ │ │ │ │ + tsteq r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ + tsteq r1, r8, ror pc │ │ │ │ │ + andle r0, r0, lr, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cf90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111cfb0 │ │ │ │ │ + tsteq r1, r8, lsr #31 │ │ │ │ │ tsteq r1, r0, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, lr, r8, ror r8 │ │ │ │ │ ldrheq r3, [r7, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #232, 2 @ 0x3a │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111cfb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cfb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cfd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cfd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #31 │ │ │ │ │ - tsteq r1, r0, lsl r0 │ │ │ │ │ - eoreq r5, r2, #24, 4 @ 0x80000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cff0 │ │ │ │ │ + tsteq r1, r8, ror #31 │ │ │ │ │ + eoreq r5, r2, #48, 4 │ │ │ │ │ + tsteq r1, r8, lsl r0 │ │ │ │ │ + andle r2, r6, ip, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111cff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r1, r0 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ @@ -2427694,15 +2427466,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r8, lsr #31 │ │ │ │ │ smlawteq sl, r9, sl, r0 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, ror #24 │ │ │ │ │ + strheq r7, [r2], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x012aa855 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r3, r1, r8, r6 │ │ │ │ │ @ instruction: 0x012a0805 │ │ │ │ │ @@ -2427730,15 +2427502,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x012bac0d │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r0, asr #8 │ │ │ │ │ + sbceq lr, r2, r8, lsl r4 │ │ │ │ │ @ instruction: 0x012aa6e5 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x012a325d │ │ │ │ │ @@ -2427772,15 +2427544,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, asr #12 │ │ │ │ │ @ instruction: 0x01040bb1 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r0, r0, asr #28 │ │ │ │ │ + sbceq r0, r0, r8, lsl lr │ │ │ │ │ smlabbeq r4, r5, sl, r0 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r0, asr #28 │ │ │ │ │ tsteq r3, r9, ror #26 @ │ │ │ │ │ @@ -2427790,27 +2427562,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r0, ror r1 │ │ │ │ │ tsteq r4, r5, lsl sl │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, asr #12 │ │ │ │ │ + strdeq sp, [r2], #88 @ 0x58 │ │ │ │ │ smlabteq r4, r5, lr, r1 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ sbceq pc, r2, r0, lsl ip @ │ │ │ │ │ ldrdeq r1, [r4, -r9] │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ subeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, lsr #12 │ │ │ │ │ + strdeq ip, [r2], #88 @ 0x58 │ │ │ │ │ smlabteq r4, r9, r9, r0 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq fp, [r0], #168 @ 0xa8 │ │ │ │ │ smlawbeq fp, r9, sp, r7 │ │ │ │ │ @@ -2427891,33 +2427663,33 @@ │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x012bd17d │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ ... │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, lsr #1 │ │ │ │ │ + ldrsbteq r9, [pc], r0 │ │ │ │ │ @ instruction: 0x012b4a15 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq lr, r2, r8, r1 │ │ │ │ │ + sbceq lr, r2, r0, ror r1 │ │ │ │ │ tsteq r3, r9, ror sp @ │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r0, lsr r0 @ │ │ │ │ │ + adcseq sl, pc, r8 │ │ │ │ │ @ instruction: 0x012b7aa5 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsl #1 │ │ │ │ │ + sbceq sp, r2, r0, lsr r0 │ │ │ │ │ strdeq pc, [r3, -r9] │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r0, lsr #2 │ │ │ │ │ ldrdeq r1, [r4, -sp] │ │ │ │ │ @@ -2427933,15 +2427705,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq fp, [pc], r0 │ │ │ │ │ tsteq r4, sp, asr r2 │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, lsr #2 │ │ │ │ │ + sbceq ip, r2, r8, asr #2 │ │ │ │ │ @ instruction: 0x0129e27d │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2427969,15 +2427741,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, asr #7 │ │ │ │ │ tsteq r4, r5, ror ip │ │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r3, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq r3, r2, r0, lsr #12 │ │ │ │ │ @ instruction: 0x0129e2bd │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r8, lsr r7 │ │ │ │ │ strdeq r1, [fp, -r5]! │ │ │ │ │ @@ -2428059,27 +2427831,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, lsr #11 │ │ │ │ │ smlawteq sl, r1, r8, r2 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r0, lsr r0 │ │ │ │ │ + sbceq sl, r2, r8, asr r0 │ │ │ │ │ strdeq sp, [fp, -r5]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r0, asr #13 │ │ │ │ │ msreq (UNDEF: 57), r9 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, ror #29 │ │ │ │ │ + sbceq lr, r1, r8, lsl #30 │ │ │ │ │ strdeq r8, [sl, -r9]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, asr r8 @ │ │ │ │ │ @ instruction: 0x012a88ed │ │ │ │ │ @@ -2428095,15 +2427867,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq sp, [r0], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x012b2611 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r0, ror r1 │ │ │ │ │ + smulleq lr, r2, r8, r1 │ │ │ │ │ strdeq r1, [fp, -r9]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r1, r8, asr r5 │ │ │ │ │ @ instruction: 0x012b23b5 │ │ │ │ │ @@ -2428119,39 +2427891,39 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, ror r8 │ │ │ │ │ strdeq r5, [sl, -r5]! @ │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq sl, [sp], r0 │ │ │ │ │ + adcseq sl, sp, r8, lsl #15 │ │ │ │ │ @ instruction: 0x012bd375 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r8, asr #17 │ │ │ │ │ smlawteq sl, sp, r0, r2 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r1, r0, lsl #26 │ │ │ │ │ + sbceq r0, r1, r0, asr sp │ │ │ │ │ @ instruction: 0x012a59ed │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r8, lsl #25 │ │ │ │ │ ldrdeq r5, [sl, -r1]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r4, [r2], #8 │ │ │ │ │ + sbceq r4, r2, r0, lsr #2 │ │ │ │ │ strdeq lr, [r9, -sp]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r8, lsr #1 │ │ │ │ │ @ instruction: 0x012a85a5 │ │ │ │ │ @@ -2428245,33 +2428017,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, asr #17 │ │ │ │ │ @ instruction: 0x012a1d61 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, ror #3 │ │ │ │ │ + sbceq r2, r0, r0, lsl r2 │ │ │ │ │ @ instruction: 0x012a1c65 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r8, ror #13 │ │ │ │ │ + sbceq r1, r0, r0, asr #13 │ │ │ │ │ strdeq r7, [sl, -r5]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r2], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x012a4271 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r5, [r2], #32 │ │ │ │ │ + sbceq r5, r2, r0, lsl #6 │ │ │ │ │ @ instruction: 0x012a163d │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r4, [r1], #48 @ 0x30 │ │ │ │ │ smlawbeq fp, sp, r0, r1 │ │ │ │ │ @@ -2428287,21 +2428059,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r8, lsr r2 @ │ │ │ │ │ ldrdeq pc, [r9, -r9]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, ror #14 │ │ │ │ │ + adcseq r4, pc, r8, lsl #15 │ │ │ │ │ @ instruction: 0x012a3f61 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, lsl #15 │ │ │ │ │ + ldrhteq sl, [pc], r0 │ │ │ │ │ @ instruction: 0x012a7041 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r0, ror #9 │ │ │ │ │ strdeq r1, [sl, -sp]! │ │ │ │ │ @@ -2428329,15 +2428101,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r8, asr pc │ │ │ │ │ smlawteq sl, sp, sl, sl │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r0, asr #3 │ │ │ │ │ + adcseq sp, pc, r8, ror #3 │ │ │ │ │ @ instruction: 0x012a1165 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, lsl #11 │ │ │ │ │ msreq CPSR_fc, sp, asr r8 │ │ │ │ │ @@ -2428470,29 +2428242,29 @@ │ │ │ │ │ rsbseq pc, sl, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ ... │ │ │ │ │ addseq r0, ip, r0, lsl #23 │ │ │ │ │ tsteq r1, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #32 │ │ │ │ │ - tsteq r1, r8, lsl r0 │ │ │ │ │ - andle r2, r6, ip, asr #6 │ │ │ │ │ - tsteq r1, r0, asr #32 │ │ │ │ │ - andle r0, r0, lr, lsr r2 │ │ │ │ │ + tsteq r1, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #32 │ │ │ │ │ + tsteq r1, r0, lsr #32 │ │ │ │ │ + andle r0, r0, lr, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r0 │ │ │ │ │ tsteq r1, r8, rrx │ │ │ │ │ @@ -2428514,91 +2428286,91 @@ │ │ │ │ │ tsteq r1, r8, lsr #1 │ │ │ │ │ ldrsheq r3, [r7, -r8] │ │ │ │ │ ldrheq lr, [r1, -r0] │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r4, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #1 │ │ │ │ │ - tsteq r1, r8, ror #1 │ │ │ │ │ - eoreq r5, r2, #96, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r1, -r0] │ │ │ │ │ + tsteq r1, r8, asr #1 │ │ │ │ │ + eoreq r5, r2, #120, 4 @ 0x80000007 │ │ │ │ │ + ldrsheq lr, [r1, -r0] │ │ │ │ │ + andle r3, fp, r1, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r1, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq lr, [r1, -r8] │ │ │ │ │ - ldrsheq lr, [r1, -r0] │ │ │ │ │ - andle r3, fp, r1, asr r1 │ │ │ │ │ - tsteq r1, r8, lsl r1 │ │ │ │ │ - andle r0, r0, r5, lsl #5 │ │ │ │ │ + tsteq r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #2 │ │ │ │ │ + ldrsheq lr, [r1, -r8] │ │ │ │ │ + andle r0, r0, r5, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl #3 │ │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ │ - @ instruction: 0x0111e1b8 │ │ │ │ │ - eoreq r5, r2, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r5, r2, #192, 4 │ │ │ │ │ tsteq r1, r0, ror #2 │ │ │ │ │ cmpeq r4, r0, lsl #16 │ │ │ │ │ tsteq r1, r8, ror #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #3 │ │ │ │ │ + tsteq r1, r0, asr #3 │ │ │ │ │ + @ instruction: 0xd0022bba │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e1b0 │ │ │ │ │ @ instruction: 0x0111e198 │ │ │ │ │ cmpeq r4, r8, asr #17 │ │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ │ rscseq r9, sl, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r2, [r4, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #3 │ │ │ │ │ - tsteq r1, r0, asr #3 │ │ │ │ │ - @ instruction: 0xd0022bba │ │ │ │ │ - tsteq r1, r8, ror #3 │ │ │ │ │ - andle r0, r0, r3, asr r0 │ │ │ │ │ + @ instruction: 0x0111e1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e1d0 │ │ │ │ │ + tsteq r1, r8, asr #3 │ │ │ │ │ + andle r0, r0, r3, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e1f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ │ tsteq r1, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e13f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2428612,85 +2428384,85 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #4 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ ldrshteq fp, [r4], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r2 │ │ │ │ │ - tsteq r1, r8, ror r2 │ │ │ │ │ - eoreq r5, r2, #240, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ │ + tsteq r1, r0, asr r2 │ │ │ │ │ + eoreq r5, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + tsteq r1, r0, lsl #5 │ │ │ │ │ + andle r2, r2, lr, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111e298 │ │ │ │ │ + tsteq r1, r8, ror r2 │ │ │ │ │ adcseq r5, r2, r0, ror #21 │ │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ │ - tsteq r1, r0, lsl #5 │ │ │ │ │ - andle r2, r2, lr, lsl #24 │ │ │ │ │ - tsteq r1, r8, asr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x0111e298 │ │ │ │ │ andle r0, r0, r8, asr #32 │ │ │ │ │ @ instruction: 0x0111e290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r2, pc, r0, lr @ │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e2b8 │ │ │ │ │ @ instruction: 0x0111e2b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e2d0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e2d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e2f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #6 │ │ │ │ │ - tsteq r1, r8, lsr #6 │ │ │ │ │ - eoreq r5, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ │ + tsteq r1, r8, lsl #6 │ │ │ │ │ + eoreq r5, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + tsteq r1, r0, lsr r3 │ │ │ │ │ + ldrdle r6, [sl], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsr r3 │ │ │ │ │ - tsteq r1, r0, lsr r3 │ │ │ │ │ - ldrdle r6, [sl], -fp │ │ │ │ │ - tsteq r1, r8, asr r3 │ │ │ │ │ - andle r0, r0, r9, ror #4 │ │ │ │ │ + tsteq r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ │ + tsteq r1, r8, lsr r3 │ │ │ │ │ + andle r0, r0, r9, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ │ tsteq r1, r0, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq ip, r8, r8, sl │ │ │ │ │ @ instruction: 0x01173398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2428700,183 +2428472,183 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #7 │ │ │ │ │ + tsteq r1, r8, asr #7 │ │ │ │ │ @ instruction: 0x0111e3b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r0, r0, asr #16 │ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ │ - tsteq r1, r0, ror #7 │ │ │ │ │ - eoreq r5, r2, #128, 6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, asr #7 │ │ │ │ │ + tsteq r1, r0, asr #7 │ │ │ │ │ + eoreq r5, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + tsteq r1, r8, ror #7 │ │ │ │ │ + andle sl, r0, ip, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e3d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111e3f0 │ │ │ │ │ - tsteq r1, r8, ror #7 │ │ │ │ │ - andle sl, r0, ip, ror #6 │ │ │ │ │ - tsteq r1, r0, lsl r4 │ │ │ │ │ - andle r0, r0, r8, ror r2 │ │ │ │ │ + tsteq r1, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e3f8 │ │ │ │ │ + @ instruction: 0x0111e3f0 │ │ │ │ │ + andle r0, r0, r8, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr r4 │ │ │ │ │ - tsteq r1, r8, ror r4 │ │ │ │ │ - eoreq r5, r2, #200, 6 @ 0x20000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ │ + eoreq r5, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + tsteq r1, r0, lsl #9 │ │ │ │ │ + andle ip, pc, r3, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ adcseq lr, lr, r0, asr r8 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #9 │ │ │ │ │ - tsteq r1, r0, lsl #9 │ │ │ │ │ - andle ip, pc, r3, lsr #24 │ │ │ │ │ - tsteq r1, r8, asr #9 │ │ │ │ │ - ldrdle r0, [r0], -r2 │ │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e490 │ │ │ │ │ + tsteq r1, r8, lsl #9 │ │ │ │ │ + ldrdle r0, [r0], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #9 │ │ │ │ │ tsteq r1, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011733b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e4b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111e4d0 │ │ │ │ │ + tsteq r1, r8, asr #9 │ │ │ │ │ tsteq r1, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, ip, r8, asr #11 │ │ │ │ │ @ instruction: 0x011733f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111e4d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e4d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e4f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl r5 │ │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ │ adcseq r4, r7, r0, asr #6 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ - tsteq r1, r8, asr #10 │ │ │ │ │ - eoreq r5, r2, #16, 8 @ 0x10000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ │ + tsteq r1, r0, lsl r5 │ │ │ │ │ + eoreq r5, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq r1, r0, asr r5 │ │ │ │ │ + andle sl, lr, r7, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #10 │ │ │ │ │ + tsteq r1, r8, asr #10 │ │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ @ instruction: 0x011e1490 │ │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ - tsteq r1, r0, asr r5 │ │ │ │ │ - andle sl, lr, r7, lsl #2 │ │ │ │ │ - @ instruction: 0x0111e590 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror r5 │ │ │ │ │ + tsteq r1, r8, ror #10 │ │ │ │ │ andle r0, r0, r6, lsl #3 │ │ │ │ │ tsteq r1, r0, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r4, [r7], r8 │ │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #64, 8 @ 0x40000000 │ │ │ │ │ adcseq r8, r0, r0, ror pc │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111e590 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e598 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e5b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #11 │ │ │ │ │ tsteq r1, r0, ror #11 │ │ │ │ │ - tsteq r1, r0, lsl r6 │ │ │ │ │ - eoreq r5, r2, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r5, r2, #112, 8 @ 0x70000000 │ │ │ │ │ @ instruction: 0x0111e5d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, ror sl │ │ │ │ │ tsteq r7, r8, lsl #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #11 │ │ │ │ │ + tsteq r1, r8, lsl r6 │ │ │ │ │ + andle r7, r1, r9, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ │ @ instruction: 0x0111e5f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r8, r0, asr #21 │ │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #12 │ │ │ │ │ - tsteq r1, r8, lsl r6 │ │ │ │ │ - andle r7, r1, r9, asr #13 │ │ │ │ │ - tsteq r1, r0, asr #12 │ │ │ │ │ - andle r0, r0, r0, lsr r1 │ │ │ │ │ + tsteq r1, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ │ + tsteq r1, r0, lsr #12 │ │ │ │ │ + andle r0, r0, r0, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ │ @@ -2428888,17 +2428660,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111e690 │ │ │ │ │ tsteq r1, r8, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r0, ror #9 │ │ │ │ │ @ instruction: 0x011734d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0111e8f8 │ │ │ │ │ @ instruction: 0x0111e8f0 │ │ │ │ │ - tsteq r1, r0, lsl r9 │ │ │ │ │ - eoreq r5, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r5, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq r1, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsl #23 │ │ │ │ │ tsteq r7, r8, ror #9 │ │ │ │ │ @ instruction: 0x0111e090 │ │ │ │ │ sbceq r5, r0, r8, asr #2 │ │ │ │ │ tsteq r1, r0, asr #13 │ │ │ │ │ @@ -2429039,36 +2428811,36 @@ │ │ │ │ │ strheq r5, [r1], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #4 │ │ │ │ │ tsteq r1, r8, ror #17 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111e8f8 │ │ │ │ │ + tsteq r1, r8, lsl r9 │ │ │ │ │ + andle lr, r1, r9, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #18 │ │ │ │ │ - tsteq r1, r8, lsl r9 │ │ │ │ │ - andle lr, r1, r9, asr #22 │ │ │ │ │ - tsteq r1, r0, asr #18 │ │ │ │ │ - mulle r0, r0, r1 │ │ │ │ │ + tsteq r1, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #18 │ │ │ │ │ + tsteq r1, r0, lsr #18 │ │ │ │ │ + mulle r0, r0, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #18 │ │ │ │ │ tsteq r1, r8, asr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq ip, [r5], r8 │ │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2429084,15 +2428856,15 @@ │ │ │ │ │ @ instruction: 0x0111e990 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0111e998 │ │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ │ tsteq r1, r0, lsr #19 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, lsr #19 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x0111e9b0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0111e9b8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0111e9d0 │ │ │ │ │ @@ -2429156,15 +2428928,15 @@ │ │ │ │ │ @ instruction: 0x0111eab0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r1, r8, asr #21 │ │ │ │ │ @ instruction: 0x0111eab8 │ │ │ │ │ tsteq r1, r0, asr #21 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, ror #3 │ │ │ │ │ tsteq r1, r0, ror #21 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ tsteq r1, r8, ror #21 │ │ │ │ │ cmpeq r1, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2429192,39 +2428964,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x009a4ed8 │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, sp, r0, ror #21 │ │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #22 │ │ │ │ │ - tsteq r1, r0, lsl #23 │ │ │ │ │ - eoreq r5, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #22 │ │ │ │ │ + tsteq r1, r0, ror #22 │ │ │ │ │ + eoreq r5, r2, #0, 10 │ │ │ │ │ + @ instruction: 0x0111eb90 │ │ │ │ │ + andle r0, sp, fp, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111eb98 │ │ │ │ │ - @ instruction: 0x0111eb90 │ │ │ │ │ - andle r0, sp, fp, asr r7 │ │ │ │ │ + tsteq r1, r0, lsl #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ │ - tsteq r1, r0, lsr #24 │ │ │ │ │ + @ instruction: 0x0111eb98 │ │ │ │ │ andle r0, r0, r8, lsr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111ebb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr ip │ │ │ │ │ + tsteq r1, r0, lsr #24 │ │ │ │ │ tsteq r1, r0, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r7, r0, asr fp │ │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ │ tsteq r1, r0, lsl #19 │ │ │ │ │ sbceq r9, r3, r0, ror #14 │ │ │ │ │ tsteq r1, r8, ror #23 │ │ │ │ │ @@ -2429243,16 +2429015,16 @@ │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ tsteq r1, r0, lsl ip │ │ │ │ │ adceq r6, ip, r8, lsr #30 │ │ │ │ │ tsteq r1, r8, lsl ip │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r6, r4, r8, r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #0, 10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsr ip │ │ │ │ │ tsteq sp, r8, ror #25 │ │ │ │ │ cmpeq r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2429260,39 +2429032,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsl #25 │ │ │ │ │ + tsteq r1, r8, lsl #25 │ │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlaleq r4, lr, r8, r6 │ │ │ │ │ tsteq r1, r8, asr #24 │ │ │ │ │ - @ instruction: 0x0111ecb0 │ │ │ │ │ - eoreq r5, r2, #48, 10 @ 0xc000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #25 │ │ │ │ │ + tsteq r1, r0, lsl #25 │ │ │ │ │ + eoreq r5, r2, #72, 10 @ 0x12000000 │ │ │ │ │ + @ instruction: 0x0111ecb8 │ │ │ │ │ + andle r9, r7, sl, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111ec90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #25 │ │ │ │ │ + @ instruction: 0x0111ecb0 │ │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r8, asr #18 │ │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ │ - @ instruction: 0x0111ecb8 │ │ │ │ │ - andle r9, r7, sl, asr sl │ │ │ │ │ - tsteq r1, r0, lsl sp │ │ │ │ │ - andle r0, r0, r1, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #25 │ │ │ │ │ + tsteq r1, r0, asr #25 │ │ │ │ │ + andle r0, r0, r1, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111ecd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ │ tsteq r1, r0, ror #25 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ tsteq r1, r8, ror #25 │ │ │ │ │ @@ -2429302,17 +2429074,17 @@ │ │ │ │ │ @ instruction: 0x0111ecf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ │ sbcseq r2, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r2, r0, lsl pc │ │ │ │ │ @ instruction: 0x0111ecd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2429320,43 +2429092,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, ror #26 │ │ │ │ │ - @ instruction: 0x0111ed90 │ │ │ │ │ - eoreq r5, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ │ + tsteq r1, r0, ror #26 │ │ │ │ │ + eoreq r5, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + @ instruction: 0x0111ed98 │ │ │ │ │ + strdle r7, [r9], -sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr #27 │ │ │ │ │ + @ instruction: 0x0111ed90 │ │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ - @ instruction: 0x0111ed98 │ │ │ │ │ - strdle r7, [r9], -sl │ │ │ │ │ - tsteq r1, r0, asr #27 │ │ │ │ │ - andle r0, r0, r6, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #27 │ │ │ │ │ + tsteq r1, r0, lsr #27 │ │ │ │ │ + andle r0, r0, r6, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111edb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111edb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111edd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111edd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2429382,53 +2429154,53 @@ │ │ │ │ │ adcseq r3, r5, r8, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ │ tsteq r1, r0, asr #28 │ │ │ │ │ sbcseq r2, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, lsl #29 │ │ │ │ │ tsteq r1, r0, lsl #29 │ │ │ │ │ - @ instruction: 0x0111eeb0 │ │ │ │ │ - eoreq r5, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r5, r2, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, ror #28 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r2, r0, asr #24 │ │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ │ adcseq r0, r6, r0, lsl #7 │ │ │ │ │ @ instruction: 0x01173590 │ │ │ │ │ adceq ip, sp, r8, lsr #10 │ │ │ │ │ hvceq 1376 @ 0x560 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, lsl #29 │ │ │ │ │ + @ instruction: 0x0111eeb8 │ │ │ │ │ + andle r2, r7, r9, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #29 │ │ │ │ │ @ instruction: 0x0111ee98 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, asr #29 │ │ │ │ │ - @ instruction: 0x0111eeb8 │ │ │ │ │ - andle r2, r7, r9, lsr #11 │ │ │ │ │ - tsteq r1, r0, ror #29 │ │ │ │ │ - andle r1, r0, sp, ror #7 │ │ │ │ │ + @ instruction: 0x0111eeb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, asr #29 │ │ │ │ │ + tsteq r1, r0, asr #29 │ │ │ │ │ + andle r1, r0, sp, ror #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111eed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0111eed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r0, ror #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ │ @ instruction: 0x0111eef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, asr #16 │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2429436,19 +2429208,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r0, lsr pc │ │ │ │ │ - tsteq r1, r0, lsl #31 │ │ │ │ │ - eoreq r5, r2, #8, 12 @ 0x800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ │ + tsteq r1, r0, lsr pc │ │ │ │ │ + eoreq r5, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + @ instruction: 0x0111ef98 │ │ │ │ │ + andle r2, r1, ip, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ │ tsteq r1, r8, asr #30 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ │ sbcseq r9, r4, r8, lsl r4 │ │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ │ @@ -2429458,29 +2429230,29 @@ │ │ │ │ │ tsteq r1, r8, ror #30 │ │ │ │ │ sbcseq r2, r4, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0111efb0 │ │ │ │ │ - @ instruction: 0x0111ef98 │ │ │ │ │ - andle r2, r1, ip, ror r3 │ │ │ │ │ + tsteq r1, r0, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r1, r8, ror #31 │ │ │ │ │ @ instruction: 0x0111ef90 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r2, r8, asr #28 │ │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ │ - @ instruction: 0x01120098 │ │ │ │ │ + @ instruction: 0x0111efb0 │ │ │ │ │ andle r0, r0, r3, asr r2 │ │ │ │ │ tsteq r1, r8, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r1, r8, ror #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r1, r0, asr r7 │ │ │ │ │ addseq sp, fp, r0, ror #24 │ │ │ │ │ tsteq r1, r0, lsr #25 │ │ │ │ │ cmpeq r1, r0, asr #8 │ │ │ │ │ @ instruction: 0x0111efd0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2429656,65 +2429428,65 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8, lsr #1 │ │ │ │ │ strdeq r3, [r5, -r9]! │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d099dc │ │ │ │ │ + @ instruction: 0x3cc609dc │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r9, [r9], r0 │ │ │ │ │ sbcseq r4, ip, r9, lsl r0 │ │ │ │ │ @ instruction: 0x01159398 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r8, lsl r0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d09b70 │ │ │ │ │ + vstmiacc r6, {d16-} │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r0, asr #27 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, ip, lsr #32 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ - svccc 0x00d09b74 │ │ │ │ │ + vstmiacc r6, {d16-} │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, lr │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d0ae2c │ │ │ │ │ + stclcc 14, cr1, [r6], {44} @ 0x2c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq r4, r5, r0, asr r7 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d0b578 │ │ │ │ │ + stclcc 5, cr2, [r6], {120} @ 0x78 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d0b57c │ │ │ │ │ + stclcc 5, cr2, [r6], {124} @ 0x7c │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r8, ror sp │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d0b720 │ │ │ │ │ + stclcc 7, cr2, [r6], {32} │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d0b724 │ │ │ │ │ + stclcc 7, cr2, [r6], {36} @ 0x24 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq lr, [r3], r0 │ │ │ │ │ tsteq r9, sp, ror r2 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq lr, r3, r8, lsr #21 │ │ │ │ │ + ldrsbteq lr, [r3], r0 │ │ │ │ │ @ instruction: 0x0109b695 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r0, lsr r5 │ │ │ │ │ tsteq r9, r5, ror r1 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ @@ -2429728,19 +2429500,19 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq pc, r3, r0, lsl r2 @ │ │ │ │ │ tsteq r9, sp, lsr #30 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d98ab4 │ │ │ │ │ + vstmiacc lr, {s31-s210} │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d98ab8 │ │ │ │ │ + vstmiacc lr, {s31-s214} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, lsr ip │ │ │ │ │ smlawbeq r5, r5, r3, r6 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -2429750,15 +2429522,15 @@ │ │ │ │ │ smlabteq r9, r1, lr, sl │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r8, asr #7 │ │ │ │ │ tsteq r9, r5, ror #26 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq sl, r1, r0, lsl #1 │ │ │ │ │ + sbceq sl, r1, r8, asr r0 │ │ │ │ │ smlabbeq r9, sp, r3, sp │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8 │ │ │ │ │ smlabteq sl, sp, r3, r0 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2429772,23 +2429544,23 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq lr, [r8], #208 @ 0xd0 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d9c8e4 │ │ │ │ │ + stclcc 8, cr3, [pc], {228} @ 0xe4 │ │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - svccc 0x00d9c8e8 │ │ │ │ │ + stclcc 8, cr3, [pc], {232} @ 0xe8 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d9ca8c │ │ │ │ │ + vstmiacc pc, {s7-s146} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r8, lsl r9 │ │ │ │ │ strdeq sl, [r9, -r1] │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r5, lsr #14 │ │ │ │ │ @@ -2429844,15 +2429616,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r8, asr #12 │ │ │ │ │ smlabteq r9, r5, r2, sl │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00d9f8d4 │ │ │ │ │ + stclcc 8, cr6, [pc], {212} @ 0xd4 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, lsl r7 │ │ │ │ │ tsteq r9, r9, asr r2 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, lsr #22 │ │ │ │ │ sbceq r9, r9, r5, lsr #30 │ │ │ │ │ @@ -2429876,15 +2429648,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq sl, r3, r8, asr #17 │ │ │ │ │ tsteq r9, sp, ror lr │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00da1858 │ │ │ │ │ + stclcc 8, cr8, [pc], {88} @ 0x58 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ tsteq sl, r1, ror r9 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -2429896,37 +2429668,37 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r8, asr sl │ │ │ │ │ @ instruction: 0x0109debd │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00da29c0 │ │ │ │ │ + @ instruction: 0x3ccf99c0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r0, ror #4 │ │ │ │ │ tsteq r9, r1, ror fp │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq lr, [r3], r8 │ │ │ │ │ smlabteq sl, r9, r9, r0 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r8, lsr #27 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r8, lsr r7 │ │ │ │ │ + adcseq r1, r4, r0, lsl r7 │ │ │ │ │ smlatbeq r9, r1, ip, sp │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r9, r3, r8, lsr r7 │ │ │ │ │ ldrdeq sp, [r9, -r1] │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r0, ror #24 │ │ │ │ │ + sbceq r0, r3, r8, lsr ip │ │ │ │ │ tsteq r9, sp, asr #26 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r3, [r3], #208 @ 0xd0 │ │ │ │ │ tsteq r9, sp, lsl ip │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2430022,29 +2429794,29 @@ │ │ │ │ │ smulwbeq r1, r5, r0 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r8, lsl lr │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - smulleq r7, r1, r0, r9 │ │ │ │ │ + sbceq r7, r1, r8, lsl r9 │ │ │ │ │ msreq LR_irq, r1 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r8, ror #23 │ │ │ │ │ @ instruction: 0x0120d509 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r9, r1, r8, lsl #5 │ │ │ │ │ + sbceq r9, r1, r8, lsr r2 │ │ │ │ │ @ instruction: 0x0120ce0d │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00daec60 │ │ │ │ │ + ldclcc 12, cr5, [r0], {96} @ 0x60 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r3, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r5, r5, asr r9 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, asr sp │ │ │ │ │ @ instruction: 0x0105b8b9 │ │ │ │ │ @@ -2430054,47 +2429826,47 @@ │ │ │ │ │ tsteq r5, sp, lsl r8 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, lsl #16 │ │ │ │ │ tsteq r5, r5, asr r7 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r8, r3, r8, asr sl │ │ │ │ │ + adcseq r8, r3, r0, lsr sl │ │ │ │ │ ldrdeq lr, [r1, -r9]! │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, lsl #30 │ │ │ │ │ smlawteq r1, sp, r5, lr │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq lr, r2, r0, lsl #26 │ │ │ │ │ @ instruction: 0x01208219 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ - svccc 0x00db084c │ │ │ │ │ + ldclcc 8, cr7, [r0], {76} @ 0x4c │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00db0914 │ │ │ │ │ + @ instruction: 0x3cd07914 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, asr #18 │ │ │ │ │ tsteq r5, r9, ror #6 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, asr #23 │ │ │ │ │ smlabteq r5, sp, r2, lr │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq ip, [r1], #0 │ │ │ │ │ tsteq r6, r9, ror pc │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r8, lsr #31 │ │ │ │ │ + adcseq r1, r4, r0, lsl #31 │ │ │ │ │ tsteq r6, r9, lsr #2 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq r1, [r4], r8 │ │ │ │ │ tsteq r6, r5, ror sp │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2430106,15 +2429878,15 @@ │ │ │ │ │ ldrdeq r0, [r6, -r9] │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, lsl #1 │ │ │ │ │ tsteq r5, r9, lsl pc @ │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r0, lsr #12 │ │ │ │ │ + strdeq r0, [r3], #88 @ 0x58 │ │ │ │ │ smlabbeq r5, sp, pc, sp @ │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq sl, [r1], #8 │ │ │ │ │ tsteq r5, r1, lsr sp │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2430130,15 +2429902,15 @@ │ │ │ │ │ tsteq r5, sp, ror sl @ │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, lsr #12 │ │ │ │ │ smlabbeq r5, r5, r5, pc @ │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r4, r3, r8, asr #2 │ │ │ │ │ + sbceq r4, r3, r0, lsr #2 │ │ │ │ │ smlatteq r5, r5, sl, sp │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r0, lsl r7 │ │ │ │ │ smlatbeq r5, sp, r0, pc @ │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2430162,15 +2429934,15 @@ │ │ │ │ │ tsteq r5, sp, ror #2 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r0, [r4], r8 │ │ │ │ │ smlabteq r6, r5, lr, r4 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ tsteq r5, r9, lsr pc │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, ror #9 │ │ │ │ │ smlabteq r5, r1, r7, sl │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2430180,31 +2429952,31 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq sl, r3, r8, ror #18 │ │ │ │ │ smlatteq r6, sp, r8, r4 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ - svccc 0x00db4680 │ │ │ │ │ + ldclcc 6, cr11, [r0], {128} @ 0x80 │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r8, asr #27 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r6, lsl r0 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ - svccc 0x00db4d04 │ │ │ │ │ + ldclcc 13, cr11, [r0], {4} │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ mulle r0, pc, r0 @ │ │ │ │ │ - svccc 0x00db4d08 │ │ │ │ │ + ldclcc 13, cr11, [r0], {8} │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ - svccc 0x00db4eac │ │ │ │ │ + ldclcc 14, cr11, [r0], {172} @ 0xac │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r9, r3, r0, lsl r7 │ │ │ │ │ qsubeq r7, r5, r0 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, ror fp │ │ │ │ │ tsteq r6, sp, lsr r9 │ │ │ │ │ @@ -2430312,15 +2430084,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0106d39d │ │ │ │ │ @ instruction: 0x011f1b90 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - svccc 0x00db84ec │ │ │ │ │ + ldclcc 4, cr15, [r0], {236} @ 0xec │ │ │ │ │ andeq ip, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq lr, r8, r0, ror #27 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2430551,117 +2430323,117 @@ │ │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ tsteq r2, r8, rrx │ │ │ │ │ strdeq r1, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01120090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01120098 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r0, [r2, -r8] │ │ │ │ │ - tsteq r2, r0, lsl r1 │ │ │ │ │ - eoreq r5, r2, #80, 12 @ 0x5000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #1 │ │ │ │ │ + ldrsbeq r0, [r2, -r8] │ │ │ │ │ + eoreq r5, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq r2, r0, lsr r1 │ │ │ │ │ + andle r4, r1, r7, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [r2, -r8] │ │ │ │ │ ldrsheq r0, [r2, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [r1], r8 │ │ │ │ │ @ instruction: 0x01173698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r1 │ │ │ │ │ - tsteq r2, r0, lsr r1 │ │ │ │ │ - andle r4, r1, r7, lsr r1 │ │ │ │ │ + tsteq r2, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sl, r6, r0, asr #20 │ │ │ │ │ tsteq r2, r0, lsl #2 │ │ │ │ │ - tsteq r2, r8, asr r1 │ │ │ │ │ + tsteq r2, r8, lsr r1 │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01120198 │ │ │ │ │ - @ instruction: 0x011201d0 │ │ │ │ │ - eoreq r5, r2, #152, 12 @ 0x9800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x01120198 │ │ │ │ │ + eoreq r5, r2, #176, 12 @ 0xb000000 │ │ │ │ │ + @ instruction: 0x011201d8 │ │ │ │ │ + @ instruction: 0xd00145bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011201b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #3 │ │ │ │ │ + @ instruction: 0x011201d0 │ │ │ │ │ tsteq r0, r0, lsr #10 │ │ │ │ │ strdeq r1, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ adcseq sp, r6, r0, ror #17 │ │ │ │ │ @ instruction: 0x011e1698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1698 │ │ │ │ │ - @ instruction: 0x011201d8 │ │ │ │ │ - @ instruction: 0xd00145bc │ │ │ │ │ - tsteq r2, r8, lsr #4 │ │ │ │ │ - andle r0, r0, r9, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011201f8 │ │ │ │ │ + tsteq r2, r0, ror #3 │ │ │ │ │ + andle r0, r0, r9, asr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #200, 12 @ 0xc800000 │ │ │ │ │ @ instruction: 0x011201f0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011561d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ │ tsteq r1, r8, asr #29 │ │ │ │ │ strdeq r1, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r2 │ │ │ │ │ + tsteq r2, r8, lsr #4 │ │ │ │ │ tsteq r2, r0, lsr #4 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ umullseq r1, r9, r8, r2 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #176, 12 @ 0xb000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr r2 │ │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ │ smlalbteq r5, r0, r0, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r1, r0, lsr #31 │ │ │ │ │ @@ -2430683,57 +2430455,57 @@ │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ cmpeq r6, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01120298 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011202d0 │ │ │ │ │ tsteq r2, r8, asr #5 │ │ │ │ │ - tsteq r2, r8, lsl r3 │ │ │ │ │ - eoreq r5, r2, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r5, r2, #248, 12 @ 0xf800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e1698 │ │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011202d0 │ │ │ │ │ + tsteq r2, r0, lsr #6 │ │ │ │ │ + andle r4, r1, sl, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011202f8 │ │ │ │ │ @ instruction: 0x011202f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ addseq r9, pc, r0, asr #2 │ │ │ │ │ tsteq r1, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #6 │ │ │ │ │ + tsteq r2, r8, lsl r3 │ │ │ │ │ tsteq r2, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r1, [r6], r8 │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ - tsteq r2, r0, lsr #6 │ │ │ │ │ - andle r4, r1, sl, lsr #22 │ │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ │ - andle r0, r0, lr, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ + tsteq r2, r8, lsr #6 │ │ │ │ │ + andle r0, r0, lr, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2430765,23 +2430537,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r0, asr #8 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl r4 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ - @ instruction: 0x011205d8 │ │ │ │ │ - eoreq r5, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r5, r2, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r1, r8, lsr #17 │ │ │ │ │ tsteq r7, r0, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r4 │ │ │ │ │ + tsteq r2, r0, ror #11 │ │ │ │ │ + andle r1, r1, sl, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #11 │ │ │ │ │ tsteq r2, r0, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, lsl r1 │ │ │ │ │ @ instruction: 0x011738d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2430887,29 +2430659,29 @@ │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011205d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #11 │ │ │ │ │ - tsteq r2, r0, ror #11 │ │ │ │ │ - andle r1, r1, sl, lsl #14 │ │ │ │ │ - tsteq r2, r8, lsl #12 │ │ │ │ │ - ldrdle r0, [r0], -r3 │ │ │ │ │ + @ instruction: 0x011205d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011205f0 │ │ │ │ │ + tsteq r2, r8, ror #11 │ │ │ │ │ + ldrdle r0, [r0], -r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011205f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #12 │ │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ │ @@ -2430923,37 +2430695,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #12 │ │ │ │ │ tsteq r2, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011d6fb8 │ │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011206b8 │ │ │ │ │ + @ instruction: 0x011206d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ - tsteq r2, r0, lsl #14 │ │ │ │ │ - eoreq r5, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ + @ instruction: 0x011206b8 │ │ │ │ │ + eoreq r5, r2, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq r2, r0, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsl r4 │ │ │ │ │ + adcseq r6, r6, r8, asr #8 │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ tsteq r2, r0, lsr #13 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x01120698 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ adceq r5, r2, r8, ror #11 │ │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ umlalseq r9, sl, r8, fp │ │ │ │ │ @ instruction: 0x011206b0 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ │ tsteq r2, r8, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011206d0 │ │ │ │ │ + tsteq r2, r8, lsl #14 │ │ │ │ │ + andle r1, r1, fp, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011206f0 │ │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ │ @@ -2430961,29 +2430733,29 @@ │ │ │ │ │ @ instruction: 0x011206d8 │ │ │ │ │ strdeq r1, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ tsteq r2, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011206f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r7 │ │ │ │ │ - tsteq r2, r8, lsl #14 │ │ │ │ │ - andle r1, r1, fp, lsl #14 │ │ │ │ │ - tsteq r2, r0, lsr r7 │ │ │ │ │ - ldrdle r0, [r0], -r2 │ │ │ │ │ + tsteq r2, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ │ + tsteq r2, r0, lsl r7 │ │ │ │ │ + ldrdle r0, [r0], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2430993,51 +2430765,51 @@ │ │ │ │ │ addseq r1, r9, r8, lsr #15 │ │ │ │ │ tsteq r1, r8, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011207b0 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ - @ instruction: 0x011207d8 │ │ │ │ │ - eoreq r5, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r5, r2, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x01120790 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ umlaleq sp, lr, r0, ip │ │ │ │ │ umlalseq r9, sl, r8, fp │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ │ tsteq r2, r8, ror #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011207b0 │ │ │ │ │ + tsteq r2, r0, ror #15 │ │ │ │ │ + andle r3, r1, r4, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011207b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #15 │ │ │ │ │ + @ instruction: 0x011207d8 │ │ │ │ │ @ instruction: 0x011207d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, sp, r0, lsl #4 │ │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ │ - tsteq r2, r0, ror #15 │ │ │ │ │ - andle r3, r1, r4, lsl #5 │ │ │ │ │ - tsteq r2, r8, lsl #16 │ │ │ │ │ - andle r0, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011207f0 │ │ │ │ │ + tsteq r2, r8, ror #15 │ │ │ │ │ + andle r0, r0, r8, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011207f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ adceq ip, r1, r8, ror #6 │ │ │ │ │ @@ -2431055,83 +2430827,83 @@ │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ │ subeq r9, r9, r8, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #17 │ │ │ │ │ - tsteq r2, r0, asr #17 │ │ │ │ │ - eoreq r5, r2, #0, 16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ + tsteq r2, r0, lsl #17 │ │ │ │ │ + eoreq r5, r2, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq r2, r8, asr #17 │ │ │ │ │ + mulle r8, r3, r4 │ │ │ │ │ @ instruction: 0x01120890 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrsheq r4, [r3, -r8] │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r0, lsr #17 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsl #17 │ │ │ │ │ tsteq r2, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011208b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011208b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011208d0 │ │ │ │ │ - tsteq r2, r8, asr #17 │ │ │ │ │ - mulle r8, r3, r4 │ │ │ │ │ - tsteq r2, r0, lsl r9 │ │ │ │ │ - andle r0, r0, fp, ror #4 │ │ │ │ │ + tsteq r2, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011208d8 │ │ │ │ │ + @ instruction: 0x011208d0 │ │ │ │ │ + andle r0, r0, fp, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011208f8 │ │ │ │ │ @ instruction: 0x011208f0 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ adceq r1, r2, r0, lsr #16 │ │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl r9 │ │ │ │ │ + tsteq r2, r0, lsl r9 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r0, lsl r4 │ │ │ │ │ tsteq r7, r0, lsl #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #24, 16 @ 0x180000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr r9 │ │ │ │ │ - tsteq r2, r8, asr #21 │ │ │ │ │ - eoreq r5, r2, #72, 16 @ 0x480000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r9 │ │ │ │ │ + tsteq r2, r0, asr r9 │ │ │ │ │ + eoreq r5, r2, #96, 16 @ 0x600000 │ │ │ │ │ + @ instruction: 0x01120ad0 │ │ │ │ │ + strdle r3, [r1], -r8 │ │ │ │ │ tsteq r2, r0, ror #18 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ │ subeq r9, r9, r8, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #26 │ │ │ │ │ + tsteq r2, r8, asr #21 │ │ │ │ │ @ instruction: 0x01120990 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adceq sp, lr, r0, lsr #18 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r0, lsr #19 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ @@ -2431204,17 +2430976,17 @@ │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ @ instruction: 0x01120ab8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ │ tsteq r2, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r1], #0 │ │ │ │ │ - @ instruction: 0x01120ad0 │ │ │ │ │ - strdle r3, [r1], -r8 │ │ │ │ │ - tsteq r2, r0, lsr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #26 │ │ │ │ │ + tsteq r2, r0, lsl #26 │ │ │ │ │ andle r0, r0, r6, lsr r7 │ │ │ │ │ tsteq r2, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ │ @ instruction: 0x011739b0 │ │ │ │ │ tsteq r2, r8, asr #19 │ │ │ │ │ strdeq r9, [r0], #8 │ │ │ │ │ @@ -2431346,48 +2431118,48 @@ │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ @ instruction: 0x01120cf0 │ │ │ │ │ smlaltbeq r5, r0, r8, pc @ │ │ │ │ │ @ instruction: 0x01120cf8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #27 │ │ │ │ │ tsteq r2, r0, lsl #27 │ │ │ │ │ - @ instruction: 0x01120df0 │ │ │ │ │ - eoreq r5, r2, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r5, r2, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq r2, r8, ror sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, ror sp │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ adceq r7, lr, r0, lsr #2 │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ adceq r7, pc, r0, lsl #15 │ │ │ │ │ tsteq r7, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #27 │ │ │ │ │ + @ instruction: 0x01120df8 │ │ │ │ │ + andle r2, r1, r1, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #27 │ │ │ │ │ @ instruction: 0x01120db8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ │ @@ -2431397,37 +2431169,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ adcseq r2, pc, r0, lsl #1 │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #28 │ │ │ │ │ + @ instruction: 0x01120df0 │ │ │ │ │ @ instruction: 0x01120dd8 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ strhteq sp, [lr], r0 │ │ │ │ │ ldrshteq r8, [pc], r8 │ │ │ │ │ tsteq r2, r8, ror #27 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01120dd0 │ │ │ │ │ @ instruction: 0x01120d98 │ │ │ │ │ - @ instruction: 0x01120df8 │ │ │ │ │ - andle r2, r1, r1, asr #23 │ │ │ │ │ - tsteq r2, r0, lsr #28 │ │ │ │ │ - andle r0, r0, fp, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #28 │ │ │ │ │ + tsteq r2, r0, lsl #28 │ │ │ │ │ + andle r0, r0, fp, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #28 │ │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ ldrdeq r7, [lr], r0 @ │ │ │ │ │ tsteq r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2431443,23 +2431215,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #29 │ │ │ │ │ tsteq r2, r8, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, pc, r8, lsl #26 │ │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #29 │ │ │ │ │ tsteq r2, r0, lsr #29 │ │ │ │ │ - tsteq r2, r8, ror #29 │ │ │ │ │ - eoreq r5, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r5, r2, #240, 16 @ 0xf00000 │ │ │ │ │ @ instruction: 0x01120e98 │ │ │ │ │ ldrsbteq r8, [pc], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r1, [r0], #80 @ 0x50 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #29 │ │ │ │ │ + sbceq r1, r0, r0, lsr #12 │ │ │ │ │ + tsteq r2, r0, lsl pc │ │ │ │ │ + strdle pc, [r0], -ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01120ed8 │ │ │ │ │ @ instruction: 0x01120eb8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ subeq r9, r9, r8, lsl sl │ │ │ │ │ tsteq r2, r8, asr #29 │ │ │ │ │ @@ -2431467,71 +2431239,71 @@ │ │ │ │ │ @ instruction: 0x01120ed0 │ │ │ │ │ subeq r9, r9, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl pc │ │ │ │ │ - tsteq r2, r0, lsl pc │ │ │ │ │ - strdle pc, [r0], -ip │ │ │ │ │ + tsteq r2, r8, ror #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #30 │ │ │ │ │ @ instruction: 0x01120ef8 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ ldrshteq r8, [pc], r8 │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01120ef0 │ │ │ │ │ @ instruction: 0x01120eb0 │ │ │ │ │ - tsteq r2, r8, lsr pc │ │ │ │ │ + tsteq r2, r8, lsl pc │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #30 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ tsteq r2, r8, ror #30 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ adceq r4, pc, r0, lsr r4 @ │ │ │ │ │ - smulleq lr, r2, r8, r1 │ │ │ │ │ + sbceq lr, r2, r0, ror r1 │ │ │ │ │ tsteq r2, r8, ror pc │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ - ldrsbteq r4, [r0], r0 │ │ │ │ │ - smulleq lr, r2, r8, r1 │ │ │ │ │ + adcseq r4, r0, r0, lsr r5 │ │ │ │ │ + sbceq lr, r2, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01120f98 │ │ │ │ │ - tsteq r2, r8, lsl r0 │ │ │ │ │ - eoreq r5, r2, #32, 18 @ 0x80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ + @ instruction: 0x01120f98 │ │ │ │ │ + eoreq r5, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + tsteq r2, r0, lsr #32 │ │ │ │ │ + andle sl, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01120fb8 │ │ │ │ │ @ instruction: 0x01120fb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r3, r6, r0, r1 │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #32 │ │ │ │ │ + tsteq r2, r8, lsl r0 │ │ │ │ │ @ instruction: 0x01120ff8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01120fd8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ subeq r9, r9, r8, lsl sl │ │ │ │ │ tsteq r2, r8, ror #31 │ │ │ │ │ @@ -2431542,82 +2431314,82 @@ │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ adcseq ip, r8, r0, ror r4 │ │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ │ adcseq r8, r2, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ tsteq r2, r0, lsl r0 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ - adceq r6, pc, r8, asr #16 │ │ │ │ │ - sbceq sp, r2, r0, lsl #1 │ │ │ │ │ - tsteq r2, r0, lsr #32 │ │ │ │ │ - andle sl, r1, r8, lsr #24 │ │ │ │ │ - tsteq r2, r8, ror r0 │ │ │ │ │ + adceq r6, pc, r8, ror r8 @ │ │ │ │ │ + sbceq sp, r2, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr r0 │ │ │ │ │ + tsteq r2, r8, asr #32 │ │ │ │ │ andle r0, r0, ip, ror #11 │ │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrdeq sp, [lr], r0 @ │ │ │ │ │ ldrshteq r8, [pc], r8 │ │ │ │ │ tsteq r2, r0, asr #32 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ │ @ instruction: 0x01120fd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #1 │ │ │ │ │ + tsteq r2, r8, ror r0 │ │ │ │ │ tsteq r2, r0, ror r0 │ │ │ │ │ smulleq r3, r3, r8, r1 @ │ │ │ │ │ adceq r6, pc, r0, asr #20 │ │ │ │ │ - sbceq sp, r2, r0, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + sbceq sp, r2, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r1, [r2, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #1 │ │ │ │ │ - tsteq r2, r0, ror #1 │ │ │ │ │ - eoreq r5, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ + tsteq r2, r0, asr #1 │ │ │ │ │ + eoreq r5, r2, #128, 18 @ 0x200000 │ │ │ │ │ + tsteq r2, r8, ror #1 │ │ │ │ │ + andle lr, r5, r7, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r1, [r2, -r0] │ │ │ │ │ - tsteq r2, r8, ror #1 │ │ │ │ │ - andle lr, r5, r7, asr #21 │ │ │ │ │ - @ instruction: 0x011212f0 │ │ │ │ │ - andle r0, r0, sp, asr #13 │ │ │ │ │ + tsteq r2, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r2, -r8] │ │ │ │ │ + ldrsheq r1, [r2, -r0] │ │ │ │ │ + andle r0, r0, sp, asr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r4, r1, r8, r2 │ │ │ │ │ + adcseq r4, r1, r8, asr #4 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011212f8 │ │ │ │ │ + @ instruction: 0x011212f0 │ │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr r5 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ │ strheq r8, [r0], #192 @ 0xc0 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ @@ -2431726,42 +2431498,42 @@ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ tsteq r2, r0, ror #5 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #128, 18 @ 0x200000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011212f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #6 │ │ │ │ │ + tsteq r2, r8, asr #6 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq sp, r8, ror #2 │ │ │ │ │ umlalseq r8, pc, r8, r6 @ │ │ │ │ │ - tsteq r2, r8, lsr #7 │ │ │ │ │ - eoreq r5, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ │ + tsteq r2, r0, asr #6 │ │ │ │ │ + eoreq r5, r2, #200, 18 @ 0x320000 │ │ │ │ │ + @ instruction: 0x011213b0 │ │ │ │ │ + andle r3, r7, pc, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #7 │ │ │ │ │ + tsteq r2, r8, lsr #7 │ │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, lr, r8, lsl r7 │ │ │ │ │ @ instruction: 0x01173ab8 │ │ │ │ │ tsteq r2, r0, lsr r1 │ │ │ │ │ smlabteq fp, r0, fp, sp │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ @@ -2431772,56 +2431544,56 @@ │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adceq sl, lr, r0, ror #19 │ │ │ │ │ umlalseq r8, pc, r8, r6 @ │ │ │ │ │ tsteq r2, r0, lsr #7 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, sl, r8, ror #22 │ │ │ │ │ - @ instruction: 0x011213b0 │ │ │ │ │ - andle r3, r7, pc, ror sl │ │ │ │ │ - tsteq r2, r8, ror #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011213d0 │ │ │ │ │ + tsteq r2, r8, asr #7 │ │ │ │ │ andle r0, r0, sl, asr r2 │ │ │ │ │ tsteq r2, r0, asr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r8, r1, r0, r5 │ │ │ │ │ @ instruction: 0x01173ad0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011213d0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011213d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011213f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011213f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr r4 │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ - @ instruction: 0x011214b0 │ │ │ │ │ - eoreq r5, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r5, r2, #16, 20 @ 0x10000 │ │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ strdeq sl, [r9], #-24 @ 0xffffffe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [r9], #-24 @ 0xffffffe8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr r4 │ │ │ │ │ + @ instruction: 0x011214b8 │ │ │ │ │ + andle r9, r1, ip, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121490 │ │ │ │ │ adcseq pc, r7, r8, asr r4 @ │ │ │ │ │ @ instruction: 0x01111698 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ @@ -2431833,33 +2431605,33 @@ │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ │ ldrdeq r0, [pc], r0 @ │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #9 │ │ │ │ │ + @ instruction: 0x011214b0 │ │ │ │ │ tsteq r2, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr #1 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ - @ instruction: 0x011214b8 │ │ │ │ │ - andle r9, r1, ip, lsl r8 │ │ │ │ │ - tsteq r2, r0, ror #9 │ │ │ │ │ - andle r0, r0, r7, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #9 │ │ │ │ │ + tsteq r2, r0, asr #9 │ │ │ │ │ + andle r0, r0, r7, ror #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011214d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011214d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011214f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011214f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2431867,67 +2431639,67 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01173b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r5 │ │ │ │ │ + tsteq r2, r8, ror r5 │ │ │ │ │ tsteq r2, r0, lsr r5 │ │ │ │ │ strdeq sl, [r9], #-24 @ 0xffffffe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [r9], #-24 @ 0xffffffe8 │ │ │ │ │ - tsteq r2, r8, lsr #11 │ │ │ │ │ - eoreq r5, r2, #64, 20 @ 0x40000 │ │ │ │ │ + tsteq r2, r0, ror r5 │ │ │ │ │ + eoreq r5, r2, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01173db8 │ │ │ │ │ tsteq r2, r8, asr r5 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrdeq fp, [lr], r0 @ │ │ │ │ │ adcseq pc, pc, r8, lsl r4 @ │ │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ │ tsteq r2, r8, lsr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror r5 │ │ │ │ │ + @ instruction: 0x011215b0 │ │ │ │ │ + andle r2, r6, fp, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121598 │ │ │ │ │ tsteq r2, r8, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r6, [r8], r0 │ │ │ │ │ tsteq r7, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011215b8 │ │ │ │ │ - @ instruction: 0x011215b0 │ │ │ │ │ - andle r2, r6, fp, lsr #11 │ │ │ │ │ - @ instruction: 0x011215f0 │ │ │ │ │ - andle r0, r0, fp, lsl r1 │ │ │ │ │ + tsteq r2, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ + @ instruction: 0x011215b8 │ │ │ │ │ + andle r0, r0, fp, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011215d8 │ │ │ │ │ adcseq r8, r0, r0, asr r9 │ │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011215f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011215f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121698 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ @@ -2431975,115 +2431747,115 @@ │ │ │ │ │ tsteq r2, r8, lsr #13 │ │ │ │ │ cmpeq r4, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, lr, r8, lsl #19 │ │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011216f8 │ │ │ │ │ + tsteq r2, r0, lsl #14 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ subeq r9, r9, r8, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ - tsteq r2, r8, asr #14 │ │ │ │ │ - eoreq r5, r2, #136, 20 @ 0x88000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x011216f8 │ │ │ │ │ + eoreq r5, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + tsteq r2, r0, asr r7 │ │ │ │ │ + ldrdle r5, [r1], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq r3, r0, ror #8 │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ tsteq r2, r0, lsr #14 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ │ @ instruction: 0x011216d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr r7 │ │ │ │ │ + tsteq r2, r8, asr #14 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ @ instruction: 0x011216b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ - tsteq r2, r0, asr r7 │ │ │ │ │ - ldrdle r5, [r1], -sp │ │ │ │ │ - tsteq r2, r8, lsl #15 │ │ │ │ │ - strdle r0, [r0], -r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #14 │ │ │ │ │ + tsteq r2, r8, asr r7 │ │ │ │ │ + strdle r0, [r0], -r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01121790 │ │ │ │ │ + tsteq r2, r8, lsl #15 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r2, [sp], r0 │ │ │ │ │ tsteq r7, r8, lsr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01121790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011217b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011217b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #15 │ │ │ │ │ tsteq r2, r0, ror #15 │ │ │ │ │ - tsteq r2, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r5, r2, #232, 20 @ 0xe8000 │ │ │ │ │ @ instruction: 0x011217d0 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ @ instruction: 0x011217d8 │ │ │ │ │ subeq r9, r9, r8, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #15 │ │ │ │ │ + tsteq r2, r8, lsr r8 │ │ │ │ │ + andle pc, r7, r6, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011217f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adceq fp, lr, r8, lsl r8 │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ tsteq r2, r0, lsl r8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x011217f8 │ │ │ │ │ tsteq r2, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #16 │ │ │ │ │ + tsteq r2, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r0, [pc], r0 │ │ │ │ │ @ instruction: 0x01173ed8 │ │ │ │ │ - tsteq r2, r8, lsr r8 │ │ │ │ │ - andle pc, r7, r6, asr #9 │ │ │ │ │ - tsteq r2, r0, ror #16 │ │ │ │ │ - andle r1, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ │ + tsteq r2, r0, asr #16 │ │ │ │ │ + andle r1, r0, r2, lsl r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2432091,17 +2431863,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01121898 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, lsr #19 │ │ │ │ │ @ instruction: 0x01173ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl r9 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ - tsteq r2, r8, lsr #18 │ │ │ │ │ - eoreq r5, r2, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r5, r2, #48, 22 @ 0xc000 │ │ │ │ │ @ instruction: 0x011218b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq sp, r6, r0, ip │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ tsteq r2, r0, ror r3 │ │ │ │ │ sbceq r7, r3, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011218f0 │ │ │ │ │ @@ -2432116,43 +2431888,43 @@ │ │ │ │ │ andle r0, r0, r3, ror r0 │ │ │ │ │ @ instruction: 0x011218f8 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r4, r0, ror #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r9 │ │ │ │ │ + tsteq r2, r0, lsr r9 │ │ │ │ │ + andle fp, r9, lr, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r9 │ │ │ │ │ - tsteq r2, r0, lsr r9 │ │ │ │ │ - andle fp, r9, lr, lsr #10 │ │ │ │ │ - tsteq r2, r0, ror #18 │ │ │ │ │ - andle r0, r0, r2, asr r6 │ │ │ │ │ + tsteq r2, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ │ + tsteq r2, r8, lsr r9 │ │ │ │ │ + andle r0, r0, r2, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r7, r2, r8, lsr ip │ │ │ │ │ + eoreq r5, r2, #72, 22 @ 0x12000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq r7, r2, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ │ tsteq r2, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r8, asr #7 │ │ │ │ │ + strdeq r3, [lr], r8 @ │ │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #19 │ │ │ │ │ @ instruction: 0x01121998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2432167,40 +2431939,40 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011219d0 │ │ │ │ │ tsteq r2, r8, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r0, [sl], r0 │ │ │ │ │ tsteq r7, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #19 │ │ │ │ │ - tsteq r2, r0, lsl #20 │ │ │ │ │ - eoreq r5, r2, #96, 22 @ 0x18000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #19 │ │ │ │ │ + tsteq r2, r0, ror #19 │ │ │ │ │ + eoreq r5, r2, #120, 22 @ 0x1e000 │ │ │ │ │ + tsteq r2, r8, lsl #20 │ │ │ │ │ + andle lr, r5, fp, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011219f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011219f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl sl │ │ │ │ │ - tsteq r2, r8, lsl #20 │ │ │ │ │ - andle lr, r5, fp, ror #18 │ │ │ │ │ - tsteq r2, r0, lsr sl │ │ │ │ │ - andle r0, r0, r5, lsl r6 │ │ │ │ │ + tsteq r2, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ │ + tsteq r2, r0, lsl sl │ │ │ │ │ + andle r0, r0, r5, lsl r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #120, 22 @ 0x1e000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r9], #-112 @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ │ @@ -2432213,45 +2431985,45 @@ │ │ │ │ │ tsteq r2, r8, asr sl │ │ │ │ │ tsteq r2, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01121a98 │ │ │ │ │ - @ instruction: 0x01121ad0 │ │ │ │ │ - eoreq r5, r2, #168, 22 @ 0x2a000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ │ + @ instruction: 0x01121a98 │ │ │ │ │ + eoreq r5, r2, #192, 22 @ 0x30000 │ │ │ │ │ + @ instruction: 0x01121ad8 │ │ │ │ │ + andle r0, r8, r1, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121ab8 │ │ │ │ │ @ instruction: 0x01121ab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011d51d0 │ │ │ │ │ tsteq r7, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #21 │ │ │ │ │ - @ instruction: 0x01121ad8 │ │ │ │ │ - andle r0, r8, r1, asr #10 │ │ │ │ │ - tsteq r2, r0, lsl #22 │ │ │ │ │ - andle r1, r0, ip, asr r0 │ │ │ │ │ + @ instruction: 0x01121ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ │ + tsteq r2, r0, ror #21 │ │ │ │ │ + andle r1, r0, ip, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r9], #-112 @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2432405,15 +2432177,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #28 │ │ │ │ │ + tsteq r2, r8, lsr #28 │ │ │ │ │ @ instruction: 0x01121d98 │ │ │ │ │ addseq pc, fp, r0, lsr pc @ │ │ │ │ │ tsteq r2, r0, ror #26 │ │ │ │ │ cmpeq r0, r8, lsl #24 │ │ │ │ │ tsteq r2, r0, asr #27 │ │ │ │ │ @ instruction: 0x009bf5f8 │ │ │ │ │ @ instruction: 0x01121db0 │ │ │ │ │ @@ -2432440,30 +2432212,30 @@ │ │ │ │ │ addseq sp, fp, r0, lsl ip │ │ │ │ │ tsteq r2, r8, asr #27 │ │ │ │ │ cmpeq r1, r0, ror #9 │ │ │ │ │ tsteq r2, r0, lsl lr │ │ │ │ │ addseq sp, fp, r8, ror #18 │ │ │ │ │ @ instruction: 0x01121df8 │ │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ │ - tsteq r2, r0, asr #28 │ │ │ │ │ - eoreq r5, r2, #240, 22 @ 0x3c000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #28 │ │ │ │ │ + tsteq r2, r0, lsr #28 │ │ │ │ │ + eoreq r5, r2, #8, 24 @ 0x800 │ │ │ │ │ + tsteq r2, r8, asr #28 │ │ │ │ │ + andle r1, sp, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr lr │ │ │ │ │ - tsteq r2, r8, asr #28 │ │ │ │ │ - andle r1, sp, r8, asr #2 │ │ │ │ │ - @ instruction: 0x01121ed0 │ │ │ │ │ - andle r0, r0, r6, lsr #4 │ │ │ │ │ + tsteq r2, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr lr │ │ │ │ │ + tsteq r2, r0, asr lr │ │ │ │ │ + andle r0, r0, r6, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr #5 │ │ │ │ │ tsteq r2, r8, asr fp │ │ │ │ │ @@ -2432471,59 +2432243,59 @@ │ │ │ │ │ tsteq r2, r0, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01121ed8 │ │ │ │ │ + @ instruction: 0x01121ed0 │ │ │ │ │ tsteq r2, r0, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01151790 │ │ │ │ │ @ instruction: 0x011762f0 │ │ │ │ │ tsteq r2, r0, ror lr │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ @ instruction: 0x01121eb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ @ instruction: 0x011762f0 │ │ │ │ │ tsteq r2, r8, asr #29 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #8, 24 @ 0x800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01121ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01121ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #30 │ │ │ │ │ tsteq r2, r0, lsr #30 │ │ │ │ │ - tsteq r2, r0, lsr r0 │ │ │ │ │ - eoreq r5, r2, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r5, r2, #80, 24 @ 0x5000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #30 │ │ │ │ │ + tsteq r2, r8, lsr r0 │ │ │ │ │ + ldrdle r2, [r6], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #30 │ │ │ │ │ tsteq r0, r0, lsl #23 │ │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr r0 │ │ │ │ │ + tsteq r2, r0, lsr r0 │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsl #24 │ │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ │ tsteq r2, r0, lsl #4 │ │ │ │ │ @@ -2432531,15 +2432303,15 @@ │ │ │ │ │ tsteq r2, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ @ instruction: 0x01121f90 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ │ tsteq r2, r0, asr #31 │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq sp, r8, ror r7 │ │ │ │ │ @@ -2432562,46 +2432334,46 @@ │ │ │ │ │ smlatbeq sp, r8, sl, sp │ │ │ │ │ @ instruction: 0x01121ff0 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x01121ff8 │ │ │ │ │ @ instruction: 0x011a22d8 │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ - addseq r8, r9, r0, lsl #23 │ │ │ │ │ + addseq r0, r9, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ tsteq r2, r0, lsl r0 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r0, r5, sp @ │ │ │ │ │ - tsteq r2, r8, lsr r0 │ │ │ │ │ - ldrdle r2, [r6], -r7 │ │ │ │ │ - tsteq r2, r8, ror r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr r0 │ │ │ │ │ + tsteq r2, r0, asr r0 │ │ │ │ │ @ instruction: 0xd00011b4 │ │ │ │ │ tsteq r2, r8, asr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r0, asr lr │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #80, 24 @ 0x5000 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrdeq sl, [lr], r0 @ │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ @ instruction: 0x01122098 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ │ @@ -2432613,33 +2432385,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #2 │ │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ │ - @ instruction: 0x01122298 │ │ │ │ │ - eoreq r5, r2, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r5, r2, #152, 24 @ 0x9800 │ │ │ │ │ tsteq r2, r0, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ tsteq r2, r8, asr pc │ │ │ │ │ smlalbteq r5, r0, r0, fp │ │ │ │ │ ldrsheq r2, [r2, -r8] │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ @ instruction: 0x011199b8 │ │ │ │ │ - adcseq sl, sp, r8, ror sp │ │ │ │ │ + adcseq sl, sp, r8, asr #27 │ │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #2 │ │ │ │ │ + tsteq r2, r0, lsr #5 │ │ │ │ │ + andle r3, r6, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #5 │ │ │ │ │ tsteq r2, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl #20 │ │ │ │ │ @@ -2432725,39 +2432497,39 @@ │ │ │ │ │ tsteq r2, r8, ror r2 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x01122298 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #7 │ │ │ │ │ - tsteq r2, r0, lsr #5 │ │ │ │ │ - andle r3, r6, r8, lsl #18 │ │ │ │ │ - tsteq r2, r8, ror #5 │ │ │ │ │ - @ instruction: 0xd00002b7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011222b0 │ │ │ │ │ + tsteq r2, r8, lsr #5 │ │ │ │ │ + @ instruction: 0xd00002b7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011222b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011222f0 │ │ │ │ │ + tsteq r2, r8, ror #5 │ │ │ │ │ @ instruction: 0x011222d0 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq r5, ip, r0, lsl #19 │ │ │ │ │ adcseq sl, sp, r0, ror fp │ │ │ │ │ tsteq r2, r0, ror #5 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r2, r8, asr #5 │ │ │ │ │ andle r0, r0, r3, ror r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #152, 24 @ 0x9800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011222f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011222f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2432789,31 +2432561,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01122398 │ │ │ │ │ - @ instruction: 0x011223b8 │ │ │ │ │ - eoreq r5, r2, #200, 24 @ 0xc800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #7 │ │ │ │ │ + @ instruction: 0x01122398 │ │ │ │ │ + eoreq r5, r2, #224, 24 @ 0xe000 │ │ │ │ │ + tsteq r2, r0, asr #7 │ │ │ │ │ + andle r3, r3, r7, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011223b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #7 │ │ │ │ │ - tsteq r2, r0, asr #7 │ │ │ │ │ - andle r3, r3, r7, lsl #19 │ │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ │ - andle r0, r0, r4, lsl r6 │ │ │ │ │ + @ instruction: 0x011223b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011223d0 │ │ │ │ │ + tsteq r2, r8, asr #7 │ │ │ │ │ + andle r0, r0, r4, lsl r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ @@ -2432821,123 +2432593,123 @@ │ │ │ │ │ @ instruction: 0x011223f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #8 │ │ │ │ │ + tsteq r2, r0, lsr #8 │ │ │ │ │ tsteq r2, r8, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, lr, r8, lsr #8 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #224, 24 @ 0xe000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #8 │ │ │ │ │ - @ instruction: 0x01122490 │ │ │ │ │ - eoreq r5, r2, #16, 26 @ 0x400 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ + tsteq r2, r0, ror #8 │ │ │ │ │ + eoreq r5, r2, #40, 26 @ 0xa00 │ │ │ │ │ + @ instruction: 0x01122498 │ │ │ │ │ + andle fp, r3, r7, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011224d0 │ │ │ │ │ + @ instruction: 0x01122490 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r0, asr lr │ │ │ │ │ @ instruction: 0x011768d8 │ │ │ │ │ - @ instruction: 0x01122498 │ │ │ │ │ - andle fp, r3, r7, lsr #2 │ │ │ │ │ - tsteq r2, r0, lsl #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011224d8 │ │ │ │ │ + @ instruction: 0x011224d0 │ │ │ │ │ andle r0, r0, r1, lsr r5 │ │ │ │ │ tsteq r2, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r1, r0, asr #13 │ │ │ │ │ @ instruction: 0x01176998 │ │ │ │ │ @ instruction: 0x011224b8 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrshteq r2, [sp], r8 │ │ │ │ │ - adcseq r9, sl, r0, asr #18 │ │ │ │ │ + adcseq r9, sl, r8, lsl r9 │ │ │ │ │ tsteq r2, r8, asr #9 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x011224b0 │ │ │ │ │ andle r0, r0, sp, ror r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011224d8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #10 │ │ │ │ │ + tsteq r2, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #40, 26 @ 0xa00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #10 │ │ │ │ │ tsteq r2, r8, asr r5 │ │ │ │ │ - tsteq r2, r8, lsl #11 │ │ │ │ │ - eoreq r5, r2, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r5, r2, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq sl, [r0], r0 │ │ │ │ │ tsteq r7, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #10 │ │ │ │ │ + @ instruction: 0x01122590 │ │ │ │ │ + andle r5, r2, r2, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01122598 │ │ │ │ │ + tsteq r2, r8, lsl #11 │ │ │ │ │ tsteq r2, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, lr, r8, lsl #6 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ - @ instruction: 0x01122590 │ │ │ │ │ - andle r5, r2, r2, ror #14 │ │ │ │ │ - @ instruction: 0x011225b8 │ │ │ │ │ - andle r0, r0, r2, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x01122598 │ │ │ │ │ + andle r0, r0, r2, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011225b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011225b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011225d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011225d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2432949,27 +2432721,27 @@ │ │ │ │ │ adceq r0, sp, r0, lsr r4 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01146f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl r6 │ │ │ │ │ - tsteq r2, r8, lsr r6 │ │ │ │ │ - eoreq r5, r2, #160, 26 @ 0x2800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ + tsteq r2, r8, lsl r6 │ │ │ │ │ + eoreq r5, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + tsteq r2, r0, lsl #13 │ │ │ │ │ + andle fp, ip, pc, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #13 │ │ │ │ │ - tsteq r2, r0, lsl #13 │ │ │ │ │ - andle fp, ip, pc, lsr fp │ │ │ │ │ + tsteq r2, r8, lsr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #13 │ │ │ │ │ tsteq r5, r8, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ │ @@ -2432978,34 +2432750,34 @@ │ │ │ │ │ tsteq r4, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq r2, r8, asr #13 │ │ │ │ │ + tsteq r2, r8, lsl #13 │ │ │ │ │ ldrdle r0, [r0], -pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x01122698 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r3, lr, r8, asr #26 │ │ │ │ │ + ldrdeq r3, [lr], r8 @ │ │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011226b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011226d0 │ │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ │ tsteq r2, r0, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011226d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433023,51 +2432795,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r8, asr r1 │ │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #14 │ │ │ │ │ - tsteq r2, r0, ror #14 │ │ │ │ │ - eoreq r5, r2, #232, 26 @ 0x3a00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ + tsteq r2, r0, asr #14 │ │ │ │ │ + eoreq r5, r2, #0, 28 │ │ │ │ │ + tsteq r2, r8, ror #14 │ │ │ │ │ + mulle lr, sl, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #15 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ - tsteq r2, r8, ror #14 │ │ │ │ │ - mulle lr, sl, r2 │ │ │ │ │ - tsteq r2, r0, asr #15 │ │ │ │ │ andle r0, r0, pc, lsr r3 │ │ │ │ │ tsteq r2, r8, ror r7 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #15 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r0, r0, lsr #17 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #15 │ │ │ │ │ + tsteq r2, r0, asr #15 │ │ │ │ │ @ instruction: 0x011227b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, lr, r8, lsr r3 │ │ │ │ │ tsteq r7, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #0, 28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #15 │ │ │ │ │ @ instruction: 0x011227d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, lsl #7 │ │ │ │ │ tsteq r7, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433077,53 +2432849,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl r8 │ │ │ │ │ - tsteq r2, r8, ror #16 │ │ │ │ │ - eoreq r5, r2, #48, 28 @ 0x300 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #16 │ │ │ │ │ + tsteq r2, r8, lsl r8 │ │ │ │ │ + eoreq r5, r2, #72, 28 @ 0x480 │ │ │ │ │ + tsteq r2, r0, ror r8 │ │ │ │ │ + andle r4, r2, r1, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #15 │ │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror r8 │ │ │ │ │ + tsteq r2, r8, ror #16 │ │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ │ tsteq r4, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ - tsteq r2, r0, ror r8 │ │ │ │ │ - andle r4, r2, r1, ror #16 │ │ │ │ │ - tsteq r2, r0, lsr #17 │ │ │ │ │ - andle r0, r0, r1, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ + tsteq r2, r8, ror r8 │ │ │ │ │ + andle r0, r0, r1, ror #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #17 │ │ │ │ │ + tsteq r2, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #72, 28 @ 0x480 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011228b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011228b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433131,78 +2432903,78 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ │ @ instruction: 0x011228d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, lr, r8, ror #21 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011228f0 │ │ │ │ │ - tsteq r2, r0, lsl r9 │ │ │ │ │ - eoreq r5, r2, #120, 28 @ 0x780 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011228f8 │ │ │ │ │ + @ instruction: 0x011228f0 │ │ │ │ │ + eoreq r5, r2, #144, 28 @ 0x900 │ │ │ │ │ + tsteq r2, r0, lsr #18 │ │ │ │ │ + mulle r5, sl, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #18 │ │ │ │ │ - tsteq r2, r0, lsr #18 │ │ │ │ │ - mulle r5, sl, r4 │ │ │ │ │ + tsteq r2, r0, lsl r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - tsteq r2, r8, ror #18 │ │ │ │ │ + tsteq r2, r8, lsr #18 │ │ │ │ │ andle r0, r0, r0, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r6, r0, r8, asr #15 │ │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r9 │ │ │ │ │ + tsteq r2, r8, ror #18 │ │ │ │ │ tsteq r2, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsl #25 │ │ │ │ │ tsteq r7, r8, ror #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #144, 28 @ 0x900 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #19 │ │ │ │ │ - @ instruction: 0x011229d8 │ │ │ │ │ - eoreq r5, r2, #192, 28 @ 0xc00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011229b0 │ │ │ │ │ + tsteq r2, r8, lsr #19 │ │ │ │ │ + eoreq r5, r2, #216, 28 @ 0xd80 │ │ │ │ │ + tsteq r2, r0, ror #19 │ │ │ │ │ + andle r2, r3, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011229b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr fp │ │ │ │ │ + @ instruction: 0x011229d8 │ │ │ │ │ @ instruction: 0x011229d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsl #9 │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ - tsteq r2, r0, ror #19 │ │ │ │ │ - andle r2, r3, r0, lsl fp │ │ │ │ │ - tsteq r2, r8, ror fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #22 │ │ │ │ │ + tsteq r2, r8, asr fp │ │ │ │ │ andle r0, r0, r2, ror r0 │ │ │ │ │ @ instruction: 0x011229f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsr #28 │ │ │ │ │ @ instruction: 0x0117e890 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ sbceq r5, r0, r8, lsr #21 │ │ │ │ │ @@ -2433288,60 +2433060,60 @@ │ │ │ │ │ sbceq fp, r0, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #4 │ │ │ │ │ tsteq r2, r0, asr fp │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01122bb8 │ │ │ │ │ - @ instruction: 0x01122bd8 │ │ │ │ │ - eoreq r5, r2, #8, 30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ + @ instruction: 0x01122bb8 │ │ │ │ │ + eoreq r5, r2, #32, 30 @ 0x80 │ │ │ │ │ + tsteq r2, r0, ror #23 │ │ │ │ │ + andle fp, ip, r7, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #23 │ │ │ │ │ - tsteq r2, r0, ror #23 │ │ │ │ │ - andle fp, ip, r7, lsr lr │ │ │ │ │ - tsteq r2, r8, lsl #24 │ │ │ │ │ - andle r0, r0, r2, ror #2 │ │ │ │ │ + @ instruction: 0x01122bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122bf0 │ │ │ │ │ + tsteq r2, r8, ror #23 │ │ │ │ │ + andle r0, r0, r2, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #32, 30 @ 0x80 │ │ │ │ │ tsteq r2, r8, lsl ip │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq sp, r8, lsr #14 │ │ │ │ │ ldrsbteq sp, [pc], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433349,45 +2433121,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr ip │ │ │ │ │ - tsteq r2, r8, lsl #25 │ │ │ │ │ - eoreq r5, r2, #80, 30 @ 0x140 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ │ + tsteq r2, r8, asr ip │ │ │ │ │ + eoreq r5, r2, #104, 30 @ 0x1a0 │ │ │ │ │ + @ instruction: 0x01122c98 │ │ │ │ │ + andle r8, r0, sl, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ tsteq r2, r8, ror ip │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adceq sl, lr, r0, lsr #4 │ │ │ │ │ ldrsbteq sp, [pc], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #25 │ │ │ │ │ - @ instruction: 0x01122c98 │ │ │ │ │ - andle r8, r0, sl, ror r3 │ │ │ │ │ + tsteq r2, r8, lsl #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #25 │ │ │ │ │ strdeq r6, [sp], r0 @ │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ - tsteq r2, r0, asr #25 │ │ │ │ │ + tsteq r2, r0, lsr #25 │ │ │ │ │ andle r0, r0, ip, lsr #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122cd8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #104, 30 @ 0x1a0 │ │ │ │ │ @ instruction: 0x01122cd0 │ │ │ │ │ ldrdeq r9, [r9], #-96 @ 0xffffffa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433399,91 +2433171,91 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr sp │ │ │ │ │ + tsteq r2, r0, asr #26 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ - umlalseq r1, r2, r8, pc @ │ │ │ │ │ + adcseq r1, r2, r8, lsr #31 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ - tsteq r2, r8, asr sp │ │ │ │ │ - eoreq r5, r2, #152, 30 @ 0x260 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #26 │ │ │ │ │ + tsteq r2, r8, lsr sp │ │ │ │ │ + eoreq r5, r2, #176, 30 @ 0x2c0 │ │ │ │ │ + tsteq r2, r0, ror #26 │ │ │ │ │ + andle r9, r5, r4, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #26 │ │ │ │ │ - tsteq r2, r0, ror #26 │ │ │ │ │ - andle r9, r5, r4, ror #18 │ │ │ │ │ - tsteq r2, r8, lsl #27 │ │ │ │ │ - mulle r0, sl, r2 │ │ │ │ │ + tsteq r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror sp │ │ │ │ │ + tsteq r2, r8, ror #26 │ │ │ │ │ + mulle r0, sl, r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r2, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122d98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r2, #176, 30 @ 0x2c0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122db0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01122dd0 │ │ │ │ │ - @ instruction: 0x01122df0 │ │ │ │ │ - eoreq r5, r2, #224, 30 @ 0x380 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122dd8 │ │ │ │ │ + @ instruction: 0x01122dd0 │ │ │ │ │ + eoreq r6, r2, #8 │ │ │ │ │ + @ instruction: 0x01122df8 │ │ │ │ │ + andle r9, r5, r5, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01122df0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl lr │ │ │ │ │ tsteq r2, r0, lsl lr │ │ │ │ │ - @ instruction: 0x01122df8 │ │ │ │ │ - andle r9, r5, r5, ror #18 │ │ │ │ │ - tsteq r2, r0, asr #28 │ │ │ │ │ mulle r0, r9, r2 │ │ │ │ │ tsteq r2, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r1, r8, ror fp @ │ │ │ │ │ @ instruction: 0x0117e998 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ tsteq r7, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror lr │ │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ @@ -2433493,19 +2433265,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01122e98 │ │ │ │ │ - tsteq r2, r8, ror #30 │ │ │ │ │ - eoreq r6, r2, #56 @ 0x38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122eb8 │ │ │ │ │ + @ instruction: 0x01122e98 │ │ │ │ │ + eoreq r6, r2, #80 @ 0x50 │ │ │ │ │ + tsteq r2, r0, ror pc │ │ │ │ │ + andle sl, r9, lr, lsl #29 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ @ instruction: 0x01122eb0 │ │ │ │ │ ldrdeq r9, [r9], #-96 @ 0xffffffa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433547,31 +2433319,31 @@ │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror pc │ │ │ │ │ - tsteq r2, r0, ror pc │ │ │ │ │ - andle sl, r9, lr, lsl #29 │ │ │ │ │ - tsteq r2, r0, lsr #31 │ │ │ │ │ - ldrdle r0, [r0], -r9 │ │ │ │ │ + tsteq r2, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ + tsteq r2, r8, ror pc │ │ │ │ │ + ldrdle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01122f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #31 │ │ │ │ │ @ instruction: 0x01122fb8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq sp, pc, r0, lsl #21 │ │ │ │ │ @ instruction: 0x01122f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433586,58 +2433358,58 @@ │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ - addeq r8, ip, r0, lsl #23 │ │ │ │ │ + addeq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01122ff0 │ │ │ │ │ ldrsheq fp, [r1, -r8] │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq r5, r8, asr #17 │ │ │ │ │ sbceq r2, r0, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #32 │ │ │ │ │ - tsteq r2, r0, rrx │ │ │ │ │ - eoreq r6, r2, #128 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #32 │ │ │ │ │ + tsteq r2, r0, asr #32 │ │ │ │ │ + eoreq r6, r2, #152 @ 0x98 │ │ │ │ │ + tsteq r2, r8, rrx │ │ │ │ │ + andle fp, ip, r2, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r0 │ │ │ │ │ - tsteq r2, r8, rrx │ │ │ │ │ - andle fp, ip, r2, lsr #31 │ │ │ │ │ - tsteq r2, r8, lsr #1 │ │ │ │ │ - andle r0, r0, r6, ror r6 │ │ │ │ │ + tsteq r2, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ + tsteq r2, r0, ror r0 │ │ │ │ │ + andle r0, r0, r6, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #176 @ 0xb0 │ │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrdeq sl, [lr], r0 @ │ │ │ │ │ sbceq r2, r0, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ - adcseq r3, r5, r0, asr #19 │ │ │ │ │ + ldrhteq r3, [r5], r0 │ │ │ │ │ @ instruction: 0x011e17b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [r2, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433645,63 +2433417,63 @@ │ │ │ │ │ ldrsbeq r3, [r2, -r8] │ │ │ │ │ subeq r9, r9, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #2 │ │ │ │ │ + tsteq r2, r0, lsl r1 │ │ │ │ │ ldrsheq r3, [r2, -r8] │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r3, [r2, -r0] │ │ │ │ │ - tsteq r2, r8, lsr #2 │ │ │ │ │ - eoreq r6, r2, #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r1 │ │ │ │ │ + tsteq r2, r8, lsl #2 │ │ │ │ │ + eoreq r6, r2, #224 @ 0xe0 │ │ │ │ │ + tsteq r2, r0, lsr r1 │ │ │ │ │ + andle fp, ip, r3, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r1 │ │ │ │ │ - tsteq r2, r0, lsr r1 │ │ │ │ │ - andle fp, ip, r3, lsr #31 │ │ │ │ │ - tsteq r2, r8, ror #2 │ │ │ │ │ - andle r0, r0, r5, ror r6 │ │ │ │ │ + tsteq r2, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ + tsteq r2, r8, lsr r1 │ │ │ │ │ + andle r0, r0, r5, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ ldrsheq r3, [r2, -r0] │ │ │ │ │ andle r0, r0, r4, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #3 │ │ │ │ │ - tsteq r2, r0, asr #4 │ │ │ │ │ - eoreq r6, r2, #16, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011231b0 │ │ │ │ │ + tsteq r2, r8, lsr #3 │ │ │ │ │ + eoreq r6, r2, #40, 2 │ │ │ │ │ + tsteq r2, r8, asr #4 │ │ │ │ │ + andle ip, ip, sp, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #4 │ │ │ │ │ tsteq r2, r0, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r6, [pc], r8 │ │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ │ @ instruction: 0x01122ed0 │ │ │ │ │ @@ -2433729,29 +2433501,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r2 │ │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ │ tsteq r1, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr r2 │ │ │ │ │ - tsteq r2, r8, asr #4 │ │ │ │ │ - andle ip, ip, sp, asr r6 │ │ │ │ │ - tsteq r2, r0, ror r2 │ │ │ │ │ - andle r0, r0, r7, asr #20 │ │ │ │ │ + tsteq r2, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ │ + tsteq r2, r0, asr r2 │ │ │ │ │ + andle r0, r0, r7, asr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123290 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #40, 2 │ │ │ │ │ tsteq r2, r0, lsl #5 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ │ ldrdeq r9, [r9], #-96 @ 0xffffffa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433775,45 +2433547,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011232f0 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r0, lsl #10 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #6 │ │ │ │ │ - tsteq r2, r0, lsr #6 │ │ │ │ │ - eoreq r6, r2, #88, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ + tsteq r2, r0, lsl #6 │ │ │ │ │ + eoreq r6, r2, #112, 2 │ │ │ │ │ + tsteq r2, r8, lsr #6 │ │ │ │ │ + andle sp, ip, r5, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr r3 │ │ │ │ │ - tsteq r2, r8, lsr #6 │ │ │ │ │ - andle sp, ip, r5, lsl #2 │ │ │ │ │ - tsteq r2, r8, ror #6 │ │ │ │ │ - strdle r0, [r0], -ip │ │ │ │ │ + tsteq r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ + tsteq r2, r0, lsr r3 │ │ │ │ │ + strdle r0, [r0], -ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #7 │ │ │ │ │ + tsteq r2, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r8, r4, r7 │ │ │ │ │ adcseq fp, r4, r8, ror lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #112, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #7 │ │ │ │ │ tsteq r2, r8, ror r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r0, r8, ror fp │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ adcseq pc, sp, r0, ror r3 @ │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2433827,39 +2433599,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011233b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011233b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011233d0 │ │ │ │ │ - @ instruction: 0x011233f0 │ │ │ │ │ - eoreq r6, r2, #160, 2 @ 0x28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011233d8 │ │ │ │ │ + @ instruction: 0x011233d0 │ │ │ │ │ + eoreq r6, r2, #184, 2 @ 0x2e │ │ │ │ │ + @ instruction: 0x011233f8 │ │ │ │ │ + andle sp, ip, r6, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #8 │ │ │ │ │ - @ instruction: 0x011233f8 │ │ │ │ │ - andle sp, ip, r6, lsl r2 │ │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ │ - andle r0, r0, r7, ror #4 │ │ │ │ │ + @ instruction: 0x011233f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ + tsteq r2, r0, lsl #8 │ │ │ │ │ + andle r0, r0, r7, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ │ @@ -2433871,79 +2433643,79 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #9 │ │ │ │ │ - tsteq r2, r0, lsr #9 │ │ │ │ │ - eoreq r6, r2, #232, 2 @ 0x3a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ + tsteq r2, r0, lsl #9 │ │ │ │ │ + eoreq r6, r2, #0, 4 │ │ │ │ │ + tsteq r2, r8, lsr #9 │ │ │ │ │ + andle sp, ip, lr, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011234b0 │ │ │ │ │ - tsteq r2, r8, lsr #9 │ │ │ │ │ - andle sp, ip, lr, ror r4 │ │ │ │ │ - @ instruction: 0x011234d0 │ │ │ │ │ - mulle r0, sl, r0 │ │ │ │ │ + tsteq r2, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011234b8 │ │ │ │ │ + @ instruction: 0x011234b0 │ │ │ │ │ + mulle r0, sl, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011234d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011234d8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011234f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011234f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r5 │ │ │ │ │ - tsteq r2, r0, lsr r5 │ │ │ │ │ - eoreq r6, r2, #48, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ │ + tsteq r2, r0, lsl r5 │ │ │ │ │ + eoreq r6, r2, #72, 4 @ 0x80000004 │ │ │ │ │ + tsteq r2, r8, lsr r5 │ │ │ │ │ + andle sp, ip, sp, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #10 │ │ │ │ │ - tsteq r2, r8, lsr r5 │ │ │ │ │ - andle sp, ip, sp, lsl r5 │ │ │ │ │ - tsteq r2, r0, ror #10 │ │ │ │ │ - andle r0, r0, fp, asr #1 │ │ │ │ │ + tsteq r2, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ + tsteq r2, r0, asr #10 │ │ │ │ │ + andle r0, r0, fp, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123598 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r2, r0, ror r5 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq r6, ip, r0, asr r4 │ │ │ │ │ - adcseq r9, sl, r0, ror #29 │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ tsteq r2, r0, lsl #11 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ │ andle r0, r0, lr, rrx │ │ │ │ │ @ instruction: 0x01123590 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ │ @@ -2433955,43 +2433727,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011235b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011235b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011235d0 │ │ │ │ │ - tsteq r2, r0, lsl #12 │ │ │ │ │ - eoreq r6, r2, #120, 4 @ 0x80000007 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #11 │ │ │ │ │ + @ instruction: 0x011235d0 │ │ │ │ │ + eoreq r6, r2, #144, 4 │ │ │ │ │ + tsteq r2, r8, lsl #12 │ │ │ │ │ + andle r8, r0, pc, asr #16 │ │ │ │ │ tsteq r2, r0, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117eab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011235f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011235f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r6 │ │ │ │ │ - tsteq r2, r8, lsl #12 │ │ │ │ │ - andle r8, r0, pc, asr #16 │ │ │ │ │ - tsteq r2, r0, lsr r6 │ │ │ │ │ - andle r0, r0, r1, ror #23 │ │ │ │ │ + tsteq r2, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r6 │ │ │ │ │ + tsteq r2, r0, lsl r6 │ │ │ │ │ + andle r0, r0, r1, ror #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, asr r6 │ │ │ │ │ @@ -2434009,165 +2433781,165 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #13 │ │ │ │ │ - tsteq r2, r8, asr #13 │ │ │ │ │ - eoreq r6, r2, #192, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011236b0 │ │ │ │ │ + tsteq r2, r8, lsr #13 │ │ │ │ │ + eoreq r6, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + @ instruction: 0x011236d0 │ │ │ │ │ + andle fp, lr, r9, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011236b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011236d8 │ │ │ │ │ - @ instruction: 0x011236d0 │ │ │ │ │ - andle fp, lr, r9, asr r5 │ │ │ │ │ - @ instruction: 0x011236f8 │ │ │ │ │ - andle r0, r0, sl, lsr #16 │ │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ + @ instruction: 0x011236d8 │ │ │ │ │ + andle r0, r0, sl, lsr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011236f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011236f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #14 │ │ │ │ │ - tsteq r2, r0, ror #14 │ │ │ │ │ - eoreq r6, r2, #8, 6 @ 0x20000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ + tsteq r2, r0, asr #14 │ │ │ │ │ + eoreq r6, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + tsteq r2, r8, ror #14 │ │ │ │ │ + andle r3, r0, r9, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r7 │ │ │ │ │ - tsteq r2, r8, ror #14 │ │ │ │ │ - andle r3, r0, r9, asr #1 │ │ │ │ │ - @ instruction: 0x01123790 │ │ │ │ │ - andle r0, r0, sl, asr r1 │ │ │ │ │ + tsteq r2, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r7 │ │ │ │ │ + tsteq r2, r0, ror r7 │ │ │ │ │ + andle r0, r0, sl, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01123790 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123798 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011237b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011237b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011237d0 │ │ │ │ │ - tsteq r2, r0, lsl #16 │ │ │ │ │ - eoreq r6, r2, #80, 6 @ 0x40000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011237d8 │ │ │ │ │ + @ instruction: 0x011237d0 │ │ │ │ │ + eoreq r6, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + tsteq r2, r8, lsl r8 │ │ │ │ │ + andle r3, r0, r4, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011237f8 │ │ │ │ │ @ instruction: 0x011237f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #16 │ │ │ │ │ - tsteq r2, r8, lsl r8 │ │ │ │ │ - andle r3, r0, r4, lsr r2 │ │ │ │ │ + tsteq r2, r0, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr #30 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ - tsteq r2, r0, ror #16 │ │ │ │ │ + tsteq r2, r0, lsr #16 │ │ │ │ │ andle r0, r0, sp, asr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #128, 6 │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r2, ip, r0, r7 │ │ │ │ │ tsteq r7, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r8 │ │ │ │ │ tsteq r2, r0, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01115b98 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #17 │ │ │ │ │ - @ instruction: 0x011238d0 │ │ │ │ │ - eoreq r6, r2, #152, 6 @ 0x60000002 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ + tsteq r2, r0, lsr #17 │ │ │ │ │ + eoreq r6, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + tsteq r2, r8, ror #17 │ │ │ │ │ + mulle r9, sp, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011238b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #17 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011238f0 │ │ │ │ │ - tsteq r2, r8, ror #17 │ │ │ │ │ - mulle r9, sp, r4 │ │ │ │ │ + @ instruction: 0x011238d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl r9 │ │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror fp │ │ │ │ │ - tsteq r2, r8, ror r9 │ │ │ │ │ + @ instruction: 0x011238f0 │ │ │ │ │ andle r0, r0, r4, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl #29 │ │ │ │ │ @ instruction: 0x0117eb90 │ │ │ │ │ tsteq r2, r8, asr #3 │ │ │ │ │ sbceq fp, r0, r0, lsr r0 │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ @@ -2434191,17 +2433963,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r9 │ │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2434273,43 +2434045,43 @@ │ │ │ │ │ tsteq r2, r8, lsr #21 │ │ │ │ │ strdeq r9, [r9], #-168 @ 0xffffff58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #21 │ │ │ │ │ - tsteq r2, r8, ror #21 │ │ │ │ │ - eoreq r6, r2, #224, 6 @ 0x80000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123ad0 │ │ │ │ │ + tsteq r2, r8, asr #21 │ │ │ │ │ + eoreq r6, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ + @ instruction: 0x01123af0 │ │ │ │ │ + andle sl, sl, r7, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01123af8 │ │ │ │ │ - @ instruction: 0x01123af0 │ │ │ │ │ - andle sl, sl, r7, asr #30 │ │ │ │ │ - tsteq r2, r8, lsr #22 │ │ │ │ │ - andle r0, r0, sp, ror r0 │ │ │ │ │ + tsteq r2, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x01123af8 │ │ │ │ │ + andle r0, r0, sp, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr fp │ │ │ │ │ + tsteq r2, r8, lsr #22 │ │ │ │ │ tsteq r2, r0, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r1, r0, lsl #30 │ │ │ │ │ tsteq r7, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2434337,39 +2434109,39 @@ │ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ @ instruction: 0x01123bb0 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x01123b98 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #23 │ │ │ │ │ - tsteq r2, r8, lsl #24 │ │ │ │ │ - eoreq r6, r2, #40, 8 @ 0x28000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #23 │ │ │ │ │ + tsteq r2, r8, asr #23 │ │ │ │ │ + eoreq r6, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + tsteq r2, r0, lsl ip │ │ │ │ │ + andle sl, sl, sp, asr #31 │ │ │ │ │ tsteq r2, r8, asr r8 │ │ │ │ │ tsteq r4, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123bf8 │ │ │ │ │ @ instruction: 0x01123bd0 │ │ │ │ │ tsteq r4, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl ip │ │ │ │ │ - tsteq r2, r0, lsl ip │ │ │ │ │ - andle sl, sl, sp, asr #31 │ │ │ │ │ - @ instruction: 0x01123c90 │ │ │ │ │ - andle r0, r0, sp, ror r0 │ │ │ │ │ + tsteq r2, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ + tsteq r2, r8, lsl ip │ │ │ │ │ + andle r0, r0, sp, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r8, r8, lsl #2 │ │ │ │ │ @ instruction: 0x0117ebf0 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ @@ -2434389,59 +2434161,59 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r6, r4, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01123c90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123c98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01123cd0 │ │ │ │ │ - tsteq r2, r0, lsl sp │ │ │ │ │ - eoreq r6, r2, #112, 8 @ 0x70000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123cd8 │ │ │ │ │ + @ instruction: 0x01123cd0 │ │ │ │ │ + eoreq r6, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq r2, r8, lsl sp │ │ │ │ │ + andle r8, r3, r1, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123cf0 │ │ │ │ │ tsteq r2, r8, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r6, r0, lsl pc │ │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #26 │ │ │ │ │ + tsteq r2, r0, lsl sp │ │ │ │ │ tsteq r2, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r0, ror #30 │ │ │ │ │ tsteq r7, r0, lsr #24 │ │ │ │ │ - tsteq r2, r8, lsl sp │ │ │ │ │ - andle r8, r3, r1, lsl r8 │ │ │ │ │ - tsteq r2, r0, lsl #27 │ │ │ │ │ - andle r0, r0, fp, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ + tsteq r2, r0, lsr #26 │ │ │ │ │ + andle r0, r0, fp, ror #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #27 │ │ │ │ │ + tsteq r2, r0, lsl #27 │ │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ strhteq sp, [lr], r8 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r8, asr sp │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, asr #26 │ │ │ │ │ @@ -2434450,52 +2434222,52 @@ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ tsteq r2, r8, ror sp │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r2, r0, ror #26 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123db0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #27 │ │ │ │ │ @ instruction: 0x01123dd0 │ │ │ │ │ - tsteq r2, r0, lsl #28 │ │ │ │ │ - eoreq r6, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r6, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r2, r0, ror #12 │ │ │ │ │ @ instruction: 0x0114c5d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #27 │ │ │ │ │ + tsteq r2, r8, lsl #28 │ │ │ │ │ + andle fp, r3, r8, lsl #30 │ │ │ │ │ tsteq r2, r0, asr #27 │ │ │ │ │ @ instruction: 0x0114c5f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl lr │ │ │ │ │ - tsteq r2, r8, lsl #28 │ │ │ │ │ - andle fp, r3, r8, lsl #30 │ │ │ │ │ - tsteq r2, r8, lsl #29 │ │ │ │ │ - strdle r1, [r0], -pc @ │ │ │ │ │ + tsteq r2, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl lr │ │ │ │ │ + tsteq r2, r0, lsl lr │ │ │ │ │ + strdle r1, [r0], -pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ │ strdeq r9, [r9], #-168 @ 0xffffff58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2434511,49 +2434283,49 @@ │ │ │ │ │ tsteq r7, r8, lsr #8 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ │ tsteq r2, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01123e90 │ │ │ │ │ + tsteq r2, r8, lsl #29 │ │ │ │ │ tsteq r2, r0, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, ror r2 │ │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01123e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123e98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #29 │ │ │ │ │ - tsteq r2, r8, lsr #1 │ │ │ │ │ - eoreq r6, r2, #0, 10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123ed0 │ │ │ │ │ + tsteq r2, r8, asr #29 │ │ │ │ │ + eoreq r6, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + ldrheq r4, [r2, -r0] │ │ │ │ │ + mulle r3, r9, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01123ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r4, [r2, -r8] │ │ │ │ │ + tsteq r2, r8, lsr #1 │ │ │ │ │ @ instruction: 0x01123ef0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, ror #21 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ │ - sbceq r6, r0, r8, asr #27 │ │ │ │ │ + strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r0, lsr #30 │ │ │ │ │ @@ -2434589,15 +2434361,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ @ instruction: 0x01124098 │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01123fb0 │ │ │ │ │ - sbceq r6, r0, r8, asr #27 │ │ │ │ │ + strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ @ instruction: 0x01123ff8 │ │ │ │ │ @ instruction: 0x01123fb8 │ │ │ │ │ tsteq r2, r0, asr #31 │ │ │ │ │ smlalbbeq fp, r0, r0, r0 │ │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ │ smlaltbeq fp, r0, r8, r0 │ │ │ │ │ @ instruction: 0x01123fd0 │ │ │ │ │ @@ -2434652,28 +2434424,28 @@ │ │ │ │ │ sbceq r1, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qdaddeq fp, r8, r0 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - ldrheq r4, [r2, -r0] │ │ │ │ │ - mulle r3, r9, r3 │ │ │ │ │ - ldrsbeq r4, [r2, -r8] │ │ │ │ │ - andle r0, r0, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ │ + ldrheq r4, [r2, -r8] │ │ │ │ │ + andle r0, r0, r0, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq r4, [r2, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2434697,47 +2434469,47 @@ │ │ │ │ │ adceq sp, lr, r0, asr r5 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r0, asr r1 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsr r1 │ │ │ │ │ tsteq r2, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #3 │ │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ │ - @ instruction: 0x01124198 │ │ │ │ │ - eoreq r6, r2, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r6, r2, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r0, r0, lsr #12 │ │ │ │ │ @ instruction: 0x0117ecb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #3 │ │ │ │ │ + tsteq r2, r0, lsr #3 │ │ │ │ │ + andle r9, r3, lr, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01124198 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #3 │ │ │ │ │ @ instruction: 0x011241b8 │ │ │ │ │ - tsteq r2, r0, lsr #3 │ │ │ │ │ - andle r9, r3, lr, ror r9 │ │ │ │ │ - @ instruction: 0x011241d8 │ │ │ │ │ andle r0, r0, lr, ror sp │ │ │ │ │ tsteq r2, r8, ror #23 │ │ │ │ │ @ instruction: 0x0114cfb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011241d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011241d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ │ @ instruction: 0x011241f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011203d8 │ │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ │ tsteq r2, r0, lsl #4 │ │ │ │ │ @@ -2434817,43 +2434589,43 @@ │ │ │ │ │ adceq fp, lr, r8, asr lr │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #6 │ │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ │ - tsteq r2, r8, ror r3 │ │ │ │ │ - eoreq r6, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r6, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r0, lsr r3 │ │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #6 │ │ │ │ │ + tsteq r2, r0, lsl #7 │ │ │ │ │ + andle sl, r3, r9, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #7 │ │ │ │ │ - tsteq r2, r0, lsl #7 │ │ │ │ │ - andle sl, r3, r9, lsl #14 │ │ │ │ │ - tsteq r2, r8, lsr #7 │ │ │ │ │ - andle r1, r0, pc, lsr #8 │ │ │ │ │ + tsteq r2, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124390 │ │ │ │ │ + tsteq r2, r8, lsl #7 │ │ │ │ │ + andle r1, r0, pc, lsr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011243b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011243b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2434863,50 +2434635,50 @@ │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ subeq r9, r9, r0, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #8 │ │ │ │ │ - tsteq r2, r8, ror r4 │ │ │ │ │ - eoreq r6, r2, #216, 10 @ 0x36000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ │ + tsteq r2, r0, lsl #8 │ │ │ │ │ + eoreq r6, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ + tsteq r2, r0, lsl #9 │ │ │ │ │ + andle r0, ip, fp, lsr r6 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq r7, r8, lsl #2 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r0, lsr #8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ @ instruction: 0x011243d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror r6 │ │ │ │ │ + tsteq r2, r8, ror r4 │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r7, r0, lsl #11 │ │ │ │ │ tsteq r7, r0, asr #26 │ │ │ │ │ tsteq r2, r8, ror r2 │ │ │ │ │ ldrdeq r7, [r3], #120 @ 0x78 │ │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ tsteq r7, r0, asr #26 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, r4, r0, asr pc │ │ │ │ │ - tsteq r2, r0, lsl #9 │ │ │ │ │ - andle r0, ip, fp, lsr r6 │ │ │ │ │ - @ instruction: 0x01124698 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #13 │ │ │ │ │ + tsteq r2, r8, ror r6 │ │ │ │ │ andle r0, r0, lr, ror #9 │ │ │ │ │ @ instruction: 0x01124490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r7, r0, lsl #31 │ │ │ │ │ tsteq r7, r0, ror sp │ │ │ │ │ tsteq r2, r0, asr r4 │ │ │ │ │ sbceq r3, r0, r8, lsr #31 │ │ │ │ │ @@ -2435024,24 +2434796,24 @@ │ │ │ │ │ @ instruction: 0x0111b4d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01124698 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011246d0 │ │ │ │ │ @ instruction: 0x011246b8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r0, asr #13 │ │ │ │ │ @@ -2435061,89 +2434833,89 @@ │ │ │ │ │ adceq sp, lr, r0, ror #7 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r0, lsl #14 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ @ instruction: 0x011246b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl r7 │ │ │ │ │ - tsteq r2, r8, lsr r7 │ │ │ │ │ - eoreq r6, r2, #32, 12 @ 0x2000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #14 │ │ │ │ │ + tsteq r2, r8, lsl r7 │ │ │ │ │ + eoreq r6, r2, #56, 12 @ 0x3800000 │ │ │ │ │ + tsteq r2, r0, asr #14 │ │ │ │ │ + strdle r4, [r4], -r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #14 │ │ │ │ │ - tsteq r2, r0, asr #14 │ │ │ │ │ - strdle r4, [r4], -r4 @ │ │ │ │ │ - tsteq r2, r8, ror #14 │ │ │ │ │ - andle r0, r0, lr, asr #7 │ │ │ │ │ + tsteq r2, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ │ + tsteq r2, r8, asr #14 │ │ │ │ │ + andle r0, r0, lr, asr #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #15 │ │ │ │ │ tsteq r2, r0, asr #15 │ │ │ │ │ - tsteq r2, r0, lsl #16 │ │ │ │ │ - eoreq r6, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r6, r2, #128, 12 @ 0x8000000 │ │ │ │ │ @ instruction: 0x011247b0 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ @ instruction: 0x011247b8 │ │ │ │ │ subeq r9, r9, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #15 │ │ │ │ │ + tsteq r2, r8, lsl #16 │ │ │ │ │ + andle r3, r0, lr, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011247d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011247f8 │ │ │ │ │ tsteq r2, r0, ror #15 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011775b8 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ @ instruction: 0x011247f0 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x011247d8 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r8 │ │ │ │ │ - tsteq r2, r8, lsl #16 │ │ │ │ │ - andle r3, r0, lr, lsl r6 │ │ │ │ │ - tsteq r2, r0, lsr r8 │ │ │ │ │ - andle r0, r0, r8, ror #3 │ │ │ │ │ + tsteq r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ + tsteq r2, r0, lsl r8 │ │ │ │ │ + andle r0, r0, r8, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r8 │ │ │ │ │ tsteq r2, r0, lsl r0 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2435155,57 +2434927,57 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01124890 │ │ │ │ │ - @ instruction: 0x011248f8 │ │ │ │ │ - eoreq r6, r2, #176, 12 @ 0xb000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011248b0 │ │ │ │ │ + @ instruction: 0x01124890 │ │ │ │ │ + eoreq r6, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + tsteq r2, r0, lsl #18 │ │ │ │ │ + andle pc, r2, r0, asr #5 │ │ │ │ │ tsteq r2, r0, lsr #17 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ subeq r9, r9, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011248b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #18 │ │ │ │ │ + @ instruction: 0x011248f8 │ │ │ │ │ @ instruction: 0x011248d0 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ strhteq sp, [lr], r8 │ │ │ │ │ strdeq r3, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, asr #17 │ │ │ │ │ @ instruction: 0x01124898 │ │ │ │ │ @ instruction: 0x011248f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ - tsteq r2, r0, lsl #18 │ │ │ │ │ - andle pc, r2, r0, asr #5 │ │ │ │ │ - tsteq r2, r8, lsr #18 │ │ │ │ │ - mulle r0, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ │ + tsteq r2, r8, lsl #18 │ │ │ │ │ + mulle r0, r1, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2435219,75 +2434991,75 @@ │ │ │ │ │ @ instruction: 0x01124498 │ │ │ │ │ smlaltbeq sl, r0, r0, r8 │ │ │ │ │ tsteq r2, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011249b0 │ │ │ │ │ + @ instruction: 0x011249b8 │ │ │ │ │ @ instruction: 0x01124990 │ │ │ │ │ subeq sl, r9, r8, ror r5 │ │ │ │ │ @ instruction: 0x01124998 │ │ │ │ │ strheq sl, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ tsteq r2, r0, lsr #19 │ │ │ │ │ subeq sl, r9, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ - @ instruction: 0x011249f0 │ │ │ │ │ - eoreq r6, r2, #248, 12 @ 0xf800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011249b8 │ │ │ │ │ + @ instruction: 0x011249b0 │ │ │ │ │ + eoreq r6, r2, #16, 14 @ 0x400000 │ │ │ │ │ + @ instruction: 0x011249f8 │ │ │ │ │ + ldrdle r2, [r3], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ │ tsteq r2, r8, asr #19 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x010cd6b8 │ │ │ │ │ umlalseq r9, sl, r8, fp │ │ │ │ │ @ instruction: 0x011249d8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, asr #19 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #20 │ │ │ │ │ - @ instruction: 0x011249f8 │ │ │ │ │ - ldrdle r2, [r3], -r7 │ │ │ │ │ - tsteq r2, r0, lsr sl │ │ │ │ │ - andle r0, r0, sl, asr #3 │ │ │ │ │ + @ instruction: 0x011249f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ │ + tsteq r2, r0, lsl #20 │ │ │ │ │ + andle r0, r0, sl, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror sl │ │ │ │ │ - tsteq r2, r0, ror #21 │ │ │ │ │ - eoreq r6, r2, #64, 14 @ 0x1000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ │ + tsteq r2, r0, ror sl │ │ │ │ │ + eoreq r6, r2, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq r2, r8, ror #21 │ │ │ │ │ + mulle r2, r7, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124ab0 │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ subeq sl, r9, r8, ror r5 │ │ │ │ │ @ instruction: 0x01124a90 │ │ │ │ │ strheq sl, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ @ instruction: 0x01124a98 │ │ │ │ │ @@ -2435305,29 +2435077,29 @@ │ │ │ │ │ adceq sp, lr, r8, lsr #17 │ │ │ │ │ umlalseq r9, sl, r8, fp │ │ │ │ │ @ instruction: 0x01124ad0 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01124ab8 │ │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01124af0 │ │ │ │ │ - tsteq r2, r8, ror #21 │ │ │ │ │ - mulle r2, r7, r3 │ │ │ │ │ - tsteq r2, r0, lsl fp │ │ │ │ │ - ldrdle r0, [r0], -r7 │ │ │ │ │ + tsteq r2, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124af8 │ │ │ │ │ + @ instruction: 0x01124af0 │ │ │ │ │ + ldrdle r0, [r0], -r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ │ @@ -2435339,19 +2435111,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #22 │ │ │ │ │ tsteq r2, r8, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r0, r4, r4 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror fp │ │ │ │ │ - @ instruction: 0x01124bd8 │ │ │ │ │ - eoreq r6, r2, #136, 14 @ 0x2200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #23 │ │ │ │ │ + tsteq r2, r0, ror fp │ │ │ │ │ + eoreq r6, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + tsteq r2, r0, ror #23 │ │ │ │ │ + andle lr, ip, r8, ror r3 │ │ │ │ │ tsteq r2, r0, lsl #23 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ │ subeq sl, r9, r0, lsr #5 │ │ │ │ │ @ instruction: 0x01124b90 │ │ │ │ │ subeq sl, r9, r8, ror r5 │ │ │ │ │ @ instruction: 0x01124b98 │ │ │ │ │ @@ -2435359,35 +2435131,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #23 │ │ │ │ │ + @ instruction: 0x01124bd8 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ smlabbeq ip, r8, r4, sp │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ @ instruction: 0x01124bd0 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01124bb8 │ │ │ │ │ tsteq r2, r8, ror fp │ │ │ │ │ - tsteq r2, r0, ror #23 │ │ │ │ │ - andle lr, ip, r8, ror r3 │ │ │ │ │ - tsteq r2, r8, ror #30 │ │ │ │ │ - mulle r0, r5, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124bf0 │ │ │ │ │ + tsteq r2, r8, ror #23 │ │ │ │ │ + mulle r0, r5, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror pc │ │ │ │ │ + tsteq r2, r8, ror #30 │ │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ │ rscseq r7, r9, r8, asr r5 │ │ │ │ │ tsteq r2, r8, lsr #24 │ │ │ │ │ @@ -2435481,15 +2435253,15 @@ │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01124d90 │ │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ │ @ instruction: 0x01124d98 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ - adcseq r9, r9, r8, lsr #1 │ │ │ │ │ + adcseq r9, r9, r0, lsl #1 │ │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x01124db0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01124db8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ @@ -2435585,27 +2435357,27 @@ │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01124ed0 │ │ │ │ │ tsteq r2, r0, asr #30 │ │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ │ tsteq r2, r8, lsr pc │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r9, r8, lsr #1 │ │ │ │ │ + adcseq r9, r9, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, lsl #1 │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r2, r0, ror #30 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, lsl r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ │ tsteq r2, r0, lsr #28 │ │ │ │ │ smulleq ip, r1, r8, fp │ │ │ │ │ tsteq r2, r8, lsr #24 │ │ │ │ │ @@ -2435623,19 +2435395,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01124fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #31 │ │ │ │ │ - tsteq r2, r8, lsr r0 │ │ │ │ │ - eoreq r6, r2, #208, 14 @ 0x3400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #31 │ │ │ │ │ + tsteq r2, r0, ror #31 │ │ │ │ │ + eoreq r6, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + tsteq r2, r0, asr #32 │ │ │ │ │ + strdle sp, [ip], -sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ @ instruction: 0x01124ff8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r0, asr sp │ │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ @@ -2436225,27 +2435997,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, ror r6 @ │ │ │ │ │ teqeq r5, r5, lsr #10 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r0, lsr #12 │ │ │ │ │ + adcseq r8, pc, r8, asr #12 │ │ │ │ │ teqeq r5, sp, asr #9 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, lsl #16 │ │ │ │ │ teqeq r5, r5, ror r4 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, ror #19 │ │ │ │ │ + adcseq r9, sl, r0, lsr sl │ │ │ │ │ teqeq r5, sp, lsl r4 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r8, lsr r2 │ │ │ │ │ teqeq r5, r5, asr #7 │ │ │ │ │ @@ -2436495,15 +2436267,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq sl, [sp], r0 │ │ │ │ │ teqeq r5, r9, lsr r3 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, asr #18 │ │ │ │ │ + adcseq ip, pc, r0, ror #19 │ │ │ │ │ teqeq r5, r5, ror #16 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2436653,46 +2436425,46 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r5, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ ... │ │ │ │ │ - adceq r8, r3, r0, lsl #23 │ │ │ │ │ + adceq r0, r3, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ tsteq r2, r0, lsl r0 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ │ adcseq fp, pc, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #32 │ │ │ │ │ + tsteq r2, r8, lsr r0 │ │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r0, r8, asr #9 │ │ │ │ │ + adcseq r8, r0, r0, ror #10 │ │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ │ - tsteq r2, r0, asr #32 │ │ │ │ │ - strdle sp, [ip], -sp @ │ │ │ │ │ - tsteq r2, r8, ror r0 │ │ │ │ │ - andle r0, r0, r6, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r0 │ │ │ │ │ + tsteq r2, r8, asr #32 │ │ │ │ │ + andle r0, r0, r6, lsl sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #1 │ │ │ │ │ + tsteq r2, r8, ror r0 │ │ │ │ │ tsteq r2, r0, ror r0 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq r2, sp, r8, asr #11 │ │ │ │ │ adcseq fp, pc, r0, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2436710,237 +2436482,237 @@ │ │ │ │ │ ldrsbeq r6, [r2, -r0] │ │ │ │ │ @ instruction: 0x0117ee90 │ │ │ │ │ ldrsbeq r6, [r2, -r8] │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #2 │ │ │ │ │ tsteq r2, r0, lsl #2 │ │ │ │ │ - tsteq r2, r0, lsr r1 │ │ │ │ │ - eoreq r6, r2, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r6, r2, #48, 16 @ 0x300000 │ │ │ │ │ ldrsheq r6, [r2, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r8, lsl #28 │ │ │ │ │ + adcseq r8, r5, r8, lsr lr │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #2 │ │ │ │ │ + tsteq r2, r0, asr r1 │ │ │ │ │ + @ instruction: 0xd001a7b6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #2 │ │ │ │ │ tsteq r2, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #2 │ │ │ │ │ - tsteq r2, r0, asr r1 │ │ │ │ │ - @ instruction: 0xd001a7b6 │ │ │ │ │ + tsteq r2, r0, lsr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror r1 │ │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ - tsteq r2, r8, lsl #3 │ │ │ │ │ + tsteq r2, r8, ror #2 │ │ │ │ │ andle r0, r0, ip, ror #10 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126190 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011261b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011261d0 │ │ │ │ │ - @ instruction: 0x011261f0 │ │ │ │ │ - eoreq r6, r2, #96, 16 @ 0x600000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011261d8 │ │ │ │ │ + @ instruction: 0x011261d0 │ │ │ │ │ + eoreq r6, r2, #120, 16 @ 0x780000 │ │ │ │ │ + @ instruction: 0x011261f8 │ │ │ │ │ + andle sl, r8, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011261f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr r2 │ │ │ │ │ tsteq r2, r8, lsr #4 │ │ │ │ │ - @ instruction: 0x011261f8 │ │ │ │ │ - andle sl, r8, r8, lsl r5 │ │ │ │ │ - tsteq r2, r8, asr r2 │ │ │ │ │ mulle r0, r9, r0 │ │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117ef98 │ │ │ │ │ ldrheq r6, [r2, -r8] │ │ │ │ │ ldrsbeq r2, [r4, #-200] @ 0xffffff38 │ │ │ │ │ tsteq r2, r0, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117ef98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ │ tsteq r2, r0, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r4, r2, r8, lr │ │ │ │ │ @ instruction: 0x0117efb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126290 │ │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq lr, r8, ror #30 @ │ │ │ │ │ - adcseq ip, pc, r8, ror #8 │ │ │ │ │ + adcseq ip, pc, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #5 │ │ │ │ │ - tsteq r2, r8, asr #5 │ │ │ │ │ - eoreq r6, r2, #168, 16 @ 0xa80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011262b0 │ │ │ │ │ + tsteq r2, r8, lsr #5 │ │ │ │ │ + eoreq r6, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + @ instruction: 0x011262d0 │ │ │ │ │ + andle r2, r3, sp, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011262b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011262d8 │ │ │ │ │ - @ instruction: 0x011262d0 │ │ │ │ │ - andle r2, r3, sp, asr #23 │ │ │ │ │ - tsteq r2, r8, lsl #6 │ │ │ │ │ - strdle r0, [r0], -r9 │ │ │ │ │ + tsteq r2, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011262f0 │ │ │ │ │ + @ instruction: 0x011262d8 │ │ │ │ │ + strdle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq r3, sp, r8, lsr #10 │ │ │ │ │ - adcseq ip, pc, r8, ror #8 │ │ │ │ │ + adcseq ip, pc, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011262f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ │ - tsteq r2, r8, ror r3 │ │ │ │ │ - eoreq r6, r2, #240, 16 @ 0xf00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ + tsteq r2, r8, asr #6 │ │ │ │ │ + eoreq r6, r2, #8, 18 @ 0x20000 │ │ │ │ │ + tsteq r2, r0, lsl #7 │ │ │ │ │ + andle ip, r2, r5, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01126398 │ │ │ │ │ + tsteq r2, r8, ror r3 │ │ │ │ │ tsteq r2, r0, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r2, r0, lsl #10 │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ - tsteq r2, r0, lsl #7 │ │ │ │ │ - andle ip, r2, r5, lsr r3 │ │ │ │ │ - @ instruction: 0x011263b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #7 │ │ │ │ │ + @ instruction: 0x01126398 │ │ │ │ │ andle r0, r0, r1, lsl #2 │ │ │ │ │ @ instruction: 0x01126390 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq lr, r0, sp, sl │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011263b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011263b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011263d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011263d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011263f8 │ │ │ │ │ - tsteq r2, r8, lsl r4 │ │ │ │ │ - eoreq r6, r2, #56, 18 @ 0xe0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011263f8 │ │ │ │ │ + eoreq r6, r2, #80, 18 @ 0x140000 │ │ │ │ │ + tsteq r2, r0, lsr #8 │ │ │ │ │ + andle ip, r2, r7, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #8 │ │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ │ - andle ip, r2, r7, lsr r4 │ │ │ │ │ - tsteq r2, r8, asr r4 │ │ │ │ │ - andle r0, r0, r0, rrx │ │ │ │ │ + tsteq r2, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ │ + tsteq r2, r8, lsr #8 │ │ │ │ │ + andle r0, r0, r0, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #8 │ │ │ │ │ + tsteq r2, r8, asr r4 │ │ │ │ │ tsteq r2, r0, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #80, 18 @ 0x140000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #9 │ │ │ │ │ tsteq r2, r8, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl #9 │ │ │ │ │ @@ -2436956,29 +2436728,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011264b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011264b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #9 │ │ │ │ │ - tsteq r2, r0, asr #11 │ │ │ │ │ - eoreq r6, r2, #128, 18 @ 0x200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #9 │ │ │ │ │ + tsteq r2, r8, asr #9 │ │ │ │ │ + eoreq r6, r2, #152, 18 @ 0x260000 │ │ │ │ │ + tsteq r2, r8, asr #11 │ │ │ │ │ + andle r3, lr, r5, asr #5 │ │ │ │ │ @ instruction: 0x011264d8 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ smlabbeq pc, r0, r1, r0 @ │ │ │ │ │ - sbceq r2, r0, r0, lsl ip │ │ │ │ │ + sbceq r2, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011264f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #11 │ │ │ │ │ + tsteq r2, r0, asr #11 │ │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsr r1 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ │ sbceq r7, r3, r0, ror #4 │ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ │ @@ -2436988,15 +2436760,15 @@ │ │ │ │ │ tsteq r2, r8, lsr #10 │ │ │ │ │ sbceq r6, r3, r0, ror #29 │ │ │ │ │ tsteq r2, r0, asr #10 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq r3, sp, r0, ror #11 │ │ │ │ │ - sbceq r2, r0, r0, lsl ip │ │ │ │ │ + sbceq r2, r0, r8, lsr ip │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ teqeq r0, r8, ror #13 │ │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r2, r8, asr r5 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ │ @@ -2437008,37 +2436780,37 @@ │ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r0, lsl #11 │ │ │ │ │ andle r0, r0, lr, rrx │ │ │ │ │ tsteq r2, r8, lsl #11 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x01126590 │ │ │ │ │ - adcseq r9, sl, r0, ror #29 │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ @ instruction: 0x01126598 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ tsteq r2, r0, lsr #11 │ │ │ │ │ sbceq lr, r0, r0, asr #28 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ @ instruction: 0x011265b0 │ │ │ │ │ sbceq fp, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011265b8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r0, [r1], #72 @ 0x48 │ │ │ │ │ - tsteq r2, r8, asr #11 │ │ │ │ │ - andle r3, lr, r5, asr #5 │ │ │ │ │ - tsteq r2, r8, ror #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #11 │ │ │ │ │ + tsteq r2, r0, ror #11 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ @ instruction: 0x011265d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r0, lsr ip @ │ │ │ │ │ tsteq r8, r8, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #12 │ │ │ │ │ @ instruction: 0x011265f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r7, pc, r8, r2 @ │ │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2437056,75 +2436828,75 @@ │ │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq lr, r0, ror #28 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ tsteq r2, r8, asr r6 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, asr #12 │ │ │ │ │ tsteq r2, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126690 │ │ │ │ │ adcseq r0, r2, r0, lsl #12 │ │ │ │ │ strdeq ip, [r0, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011266b0 │ │ │ │ │ - @ instruction: 0x011266d0 │ │ │ │ │ - eoreq r6, r2, #200, 18 @ 0x320000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011266b8 │ │ │ │ │ + @ instruction: 0x011266b0 │ │ │ │ │ + eoreq r6, r2, #224, 18 @ 0x380000 │ │ │ │ │ + @ instruction: 0x011266d8 │ │ │ │ │ + andle r5, r1, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #13 │ │ │ │ │ - @ instruction: 0x011266d8 │ │ │ │ │ - andle r5, r1, r0, lsr lr │ │ │ │ │ - tsteq r2, r8, lsl r7 │ │ │ │ │ - andle r0, r0, fp, asr #8 │ │ │ │ │ + @ instruction: 0x011266d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ + tsteq r2, r0, ror #13 │ │ │ │ │ + andle r0, r0, fp, asr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011266f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011266f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #14 │ │ │ │ │ + tsteq r2, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, lsr #12 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ tsteq r2, r0, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r0, ror #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #224, 18 @ 0x380000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsr r7 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adceq lr, lr, r0, lsr #32 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ tsteq r2, r8, lsl #10 │ │ │ │ │ @@ -2437150,107 +2436922,107 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #15 │ │ │ │ │ @ instruction: 0x011267b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r0, ror #19 │ │ │ │ │ @ instruction: 0x01181098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011267d0 │ │ │ │ │ - tsteq r2, r8, lsl #16 │ │ │ │ │ - eoreq r6, r2, #16, 20 @ 0x10000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011267d8 │ │ │ │ │ + @ instruction: 0x011267d0 │ │ │ │ │ + eoreq r6, r2, #40, 20 @ 0x28000 │ │ │ │ │ + tsteq r2, r0, lsl r8 │ │ │ │ │ + andle sl, lr, sl, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl r8 │ │ │ │ │ + tsteq r2, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr r1 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0x011267f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr #3 │ │ │ │ │ - tsteq r2, r0, lsl r8 │ │ │ │ │ - andle sl, lr, sl, ror #11 │ │ │ │ │ - tsteq r2, r8, ror #16 │ │ │ │ │ - strdle r0, [r0], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ │ + tsteq r2, r8, lsl r8 │ │ │ │ │ + strdle r0, [r0], -r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #64, 20 @ 0x40000 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ tsteq r2, r8, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, lsr #16 │ │ │ │ │ @ instruction: 0x011267f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ tsteq r2, r8, asr r8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #17 │ │ │ │ │ - tsteq r2, r8, asr #17 │ │ │ │ │ - eoreq r6, r2, #88, 20 @ 0x58000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011268b0 │ │ │ │ │ + tsteq r2, r8, lsr #17 │ │ │ │ │ + eoreq r6, r2, #112, 20 @ 0x70000 │ │ │ │ │ + @ instruction: 0x011268d0 │ │ │ │ │ + ldrdle r5, [r1], -r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011268b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011268d8 │ │ │ │ │ - @ instruction: 0x011268d0 │ │ │ │ │ - ldrdle r5, [r1], -r5 @ │ │ │ │ │ - tsteq r2, r0, lsr r9 │ │ │ │ │ - andle r0, r0, lr, ror #13 │ │ │ │ │ + tsteq r2, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011268f8 │ │ │ │ │ + @ instruction: 0x011268d8 │ │ │ │ │ + andle r0, r0, lr, ror #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #136, 20 @ 0x88000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr r1 │ │ │ │ │ @ instruction: 0x011268f0 │ │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r9 │ │ │ │ │ + tsteq r2, r0, lsr r9 │ │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq ip, sp, r8, ror lr │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ tsteq r2, r8, lsr #18 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #112, 20 @ 0x70000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #21 │ │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0115bfb0 │ │ │ │ │ ldrheq r1, [r8, -r0] │ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ │ @@ -2437296,15 +2437068,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011269f8 │ │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ │ tsteq r2, r0, lsr #20 │ │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, lsl #20 │ │ │ │ │ @ instruction: 0x011269d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ tsteq r2, r8, ror #20 │ │ │ │ │ @@ -2437358,59 +2437130,59 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #22 │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01126af8 │ │ │ │ │ @ instruction: 0x01126ad0 │ │ │ │ │ adcseq r5, r1, r0, asr #25 │ │ │ │ │ tsteq r2, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq sp, pc, r8, r0 @ │ │ │ │ │ ldrsheq r1, [r8, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #22 │ │ │ │ │ + tsteq r2, r8, ror #22 │ │ │ │ │ tsteq r2, r0, asr fp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r0, r0, lsl #31 │ │ │ │ │ smlawbeq pc, r8, ip, sp @ │ │ │ │ │ adcseq sl, r6, r0, ror #7 │ │ │ │ │ @ instruction: 0x011566b0 │ │ │ │ │ - tsteq r2, r0, lsl #23 │ │ │ │ │ - eoreq r6, r2, #160, 20 @ 0xa0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #22 │ │ │ │ │ + tsteq r2, r0, ror #22 │ │ │ │ │ + eoreq r6, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + tsteq r2, r8, lsl #23 │ │ │ │ │ + ldrdle r5, [r1], -r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01126b90 │ │ │ │ │ - tsteq r2, r8, lsl #23 │ │ │ │ │ - ldrdle r5, [r1], -r6 │ │ │ │ │ - @ instruction: 0x01126bb0 │ │ │ │ │ - andle r0, r0, sp, ror #13 │ │ │ │ │ + tsteq r2, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126b98 │ │ │ │ │ + @ instruction: 0x01126b90 │ │ │ │ │ + andle r0, r0, sp, ror #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01126bb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ subeq r9, r9, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2437418,19 +2437190,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #24 │ │ │ │ │ - tsteq r2, r8, asr #24 │ │ │ │ │ - eoreq r6, r2, #232, 20 @ 0xe8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #24 │ │ │ │ │ + tsteq r2, r0, lsl #24 │ │ │ │ │ + eoreq r6, r2, #0, 22 │ │ │ │ │ + tsteq r2, r0, asr ip │ │ │ │ │ + andle r4, r5, r9, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ │ tsteq r2, r8, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ │ @@ -2437438,29 +2437210,29 @@ │ │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr ip │ │ │ │ │ - tsteq r2, r0, asr ip │ │ │ │ │ - andle r4, r5, r9, lsr r6 │ │ │ │ │ - tsteq r2, r8, ror ip │ │ │ │ │ - andle r0, r0, r6, asr lr │ │ │ │ │ + tsteq r2, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ │ + tsteq r2, r8, asr ip │ │ │ │ │ + andle r0, r0, r6, asr lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #25 │ │ │ │ │ @ instruction: 0x01126c98 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2437479,78 +2437251,78 @@ │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ @ instruction: 0x01126cd8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r6, r0, lsr #9 │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ - adcseq fp, r6, r8, lsr sl │ │ │ │ │ + adcseq fp, r6, r8, lsr #20 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ tsteq r2, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl #26 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ │ ldrhteq r6, [r6], r8 │ │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #26 │ │ │ │ │ tsteq r2, r8, lsr sp │ │ │ │ │ - tsteq r2, r8, asr sp │ │ │ │ │ - eoreq r6, r2, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r6, r2, #72, 22 @ 0x12000 │ │ │ │ │ ldrdeq r6, [lr, -r8] │ │ │ │ │ @ instruction: 0x012fdcb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #26 │ │ │ │ │ + tsteq r2, r0, ror #26 │ │ │ │ │ + andle r2, r9, lr, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #26 │ │ │ │ │ - tsteq r2, r0, ror #26 │ │ │ │ │ - andle r2, r9, lr, lsl ip │ │ │ │ │ - tsteq r2, r0, ror #27 │ │ │ │ │ - ldrdle r0, [r0], -r6 │ │ │ │ │ + tsteq r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror sp │ │ │ │ │ + tsteq r2, r8, ror #26 │ │ │ │ │ + ldrdle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01126d98 │ │ │ │ │ tsteq r2, r0, lsl #27 │ │ │ │ │ subeq r9, r9, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ @ instruction: 0x01126d90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #27 │ │ │ │ │ + tsteq r2, r0, ror #27 │ │ │ │ │ @ instruction: 0x01126db0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq lr, r8, r0, r9 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ tsteq sp, r0, ror r6 │ │ │ │ │ tsteq r2, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01126dd0 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ @ instruction: 0x01126dd8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq lr, r8, r1, r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #72, 22 @ 0x12000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ │ @ instruction: 0x01126df8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, lr, r8, ror sl │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2437558,25 +2437330,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr lr │ │ │ │ │ - @ instruction: 0x01126e90 │ │ │ │ │ - eoreq r6, r2, #120, 22 @ 0x1e000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ │ + tsteq r2, r0, lsr lr │ │ │ │ │ + eoreq r6, r2, #144, 22 @ 0x24000 │ │ │ │ │ + @ instruction: 0x01126e98 │ │ │ │ │ + andle pc, sl, r5, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x01126e90 │ │ │ │ │ tsteq r2, r8, asr lr │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, fp, r8 │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ │ @@ -2437585,17 +2437357,17 @@ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r2, r0, ror lr │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ - @ instruction: 0x01126e98 │ │ │ │ │ - andle pc, sl, r5, lsl #10 │ │ │ │ │ - ldrheq r7, [r2, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01127098 │ │ │ │ │ + tsteq r2, r0, lsl #1 │ │ │ │ │ andle r0, r0, r3, lsr r5 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq sl, lr, r8, r9 │ │ │ │ │ tsteq r8, r0, ror #4 │ │ │ │ │ @ instruction: 0x01126db8 │ │ │ │ │ sbceq r6, r0, r8, asr pc │ │ │ │ │ @@ -2437677,15 +2437449,15 @@ │ │ │ │ │ adcseq r9, fp, r8, lsr #1 │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ @ instruction: 0x01126ff0 │ │ │ │ │ @ instruction: 0x01126ff8 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ - sbcseq r8, r6, r0, lsl #23 │ │ │ │ │ + sbcseq r0, r7, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ tsteq r2, r0, lsl r0 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ @@ -2437709,28 +2437481,28 @@ │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r2, r0, ror r0 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01127098 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #168, 22 @ 0x2a000 │ │ │ │ │ @ instruction: 0x01127090 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrheq r7, [r2, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r2, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #1 │ │ │ │ │ ldrsbeq r7, [r2, -r8] │ │ │ │ │ @@ -2437740,23 +2437512,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r7, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ │ + tsteq r2, r8, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fdd28 │ │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq r2, r8, ror #8 │ │ │ │ │ - eoreq r6, r2, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq r2, r0, lsr #8 │ │ │ │ │ + eoreq r6, r2, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, ror #4 │ │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ │ @ instruction: 0x01126eb0 │ │ │ │ │ cmpeq r1, r0, asr #18 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ @@ -2437883,15 +2437655,15 @@ │ │ │ │ │ @ instruction: 0x011272f8 │ │ │ │ │ @ instruction: 0x011273b0 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r2, r8, lsr #7 │ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ │ - adcseq r1, r5, r8, lsl #20 │ │ │ │ │ + ldrshteq r1, [r5], r8 │ │ │ │ │ @ instruction: 0x012fdda0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ tsteq r2, r0, asr #6 │ │ │ │ │ tsteq r2, r0, lsr #7 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @@ -2437905,29 +2437677,29 @@ │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111ded8 │ │ │ │ │ tsteq r2, r8, lsl #7 │ │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ │ @ instruction: 0x01127398 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ - ldrsbteq r0, [r5], r0 │ │ │ │ │ + adcseq r0, r5, r0, ror #7 │ │ │ │ │ smlawteq pc, r8, sp, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #6 │ │ │ │ │ @ instruction: 0x011273f8 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ @ instruction: 0x011273f0 │ │ │ │ │ @ instruction: 0x011273b8 │ │ │ │ │ - adcseq r1, r2, r8, lsr #5 │ │ │ │ │ + umlalseq r1, r2, r8, r2 │ │ │ │ │ strdeq sp, [pc, -r0]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ @ instruction: 0x011273d0 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ @@ -2437941,16 +2437713,16 @@ │ │ │ │ │ @ instruction: 0x012fde18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011271d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r4 │ │ │ │ │ + tsteq r2, r0, ror r4 │ │ │ │ │ + andle pc, r6, sp, ror r5 @ │ │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ adcseq r7, ip, r0, asr #27 │ │ │ │ │ strdeq r1, [r0], #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ tsteq r2, r0, asr r4 │ │ │ │ │ @@ -2437958,39 +2437730,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #17 │ │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror r4 │ │ │ │ │ - tsteq r2, r0, ror r4 │ │ │ │ │ - andle pc, r6, sp, ror r5 @ │ │ │ │ │ - tsteq r2, r0, asr #9 │ │ │ │ │ - andle r0, r0, r9, lsr #5 │ │ │ │ │ + tsteq r2, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ + tsteq r2, r8, ror r4 │ │ │ │ │ + andle r0, r0, r9, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #240, 22 @ 0x3c000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fde40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #9 │ │ │ │ │ @ instruction: 0x01127498 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #9 │ │ │ │ │ + tsteq r2, r0, asr #9 │ │ │ │ │ tsteq r2, r0, ror r3 │ │ │ │ │ @ instruction: 0x01125c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0111ded8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #216, 22 @ 0x36000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, asr r5 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r0, r0, asr #13 │ │ │ │ │ @@ -2438132,43 +2437904,43 @@ │ │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ │ tsteq r8, r0, asr #5 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r4, r4, r0, lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #14 │ │ │ │ │ - tsteq r2, r8, asr #14 │ │ │ │ │ - eoreq r6, r2, #8, 24 @ 0x800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ + tsteq r2, r8, lsr #14 │ │ │ │ │ + eoreq r6, r2, #32, 24 @ 0x2000 │ │ │ │ │ + tsteq r2, r0, asr r7 │ │ │ │ │ + andle pc, r6, fp, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr r7 │ │ │ │ │ - tsteq r2, r0, asr r7 │ │ │ │ │ - andle pc, r6, fp, lsr r8 @ │ │ │ │ │ - tsteq r2, r8, lsr r9 │ │ │ │ │ - andle r0, r0, r0, lsl #3 │ │ │ │ │ + tsteq r2, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #14 │ │ │ │ │ + tsteq r2, r8, asr r7 │ │ │ │ │ + andle r0, r0, r0, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ │ tsteq r2, r8, ror r7 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #18 │ │ │ │ │ + tsteq r2, r8, lsr r9 │ │ │ │ │ @ instruction: 0x01127798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq pc, pc, r8, lsl r7 @ │ │ │ │ │ @@ -2438240,15 +2438012,15 @@ │ │ │ │ │ @ instruction: 0x011278b8 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mrseq r9, SPSR_irq │ │ │ │ │ tsteq r2, r8, asr #17 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ umlalseq r4, sp, r0, lr │ │ │ │ │ - adcseq r1, r4, r0, ror r1 │ │ │ │ │ + umlalseq r1, r4, r8, r1 │ │ │ │ │ @ instruction: 0x011278d8 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x011278d0 │ │ │ │ │ @@ -2438267,86 +2438039,86 @@ │ │ │ │ │ sbceq r9, r2, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #32, 24 @ 0x2000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror r9 │ │ │ │ │ - tsteq r2, r8, lsr #19 │ │ │ │ │ - eoreq r6, r2, #80, 24 @ 0x5000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ │ + tsteq r2, r8, ror r9 │ │ │ │ │ + eoreq r6, r2, #104, 24 @ 0x6800 │ │ │ │ │ + @ instruction: 0x011279b0 │ │ │ │ │ + ldrdle r7, [r3], -lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #19 │ │ │ │ │ + tsteq r2, r8, lsr #19 │ │ │ │ │ tsteq r2, r0, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, asr #7 │ │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ │ - @ instruction: 0x011279b0 │ │ │ │ │ - ldrdle r7, [r3], -lr │ │ │ │ │ - tsteq r2, r8, ror #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011279d0 │ │ │ │ │ + tsteq r2, r8, asr #19 │ │ │ │ │ andle r0, r0, pc, ror #3 │ │ │ │ │ tsteq r2, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsr #29 │ │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011279d0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #128, 24 @ 0x8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011279d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011279f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011279f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr sl │ │ │ │ │ tsteq r2, r0, lsl sl │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r4, r0, ror r1 │ │ │ │ │ + umlalseq r1, r4, r8, r1 │ │ │ │ │ tsteq r2, r0, lsr #20 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r2, r0, lsr sl │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #23 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ - @ instruction: 0x01127bf8 │ │ │ │ │ - eoreq r6, r2, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r6, r2, #176, 24 @ 0xb000 │ │ │ │ │ tsteq r2, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsr #15 @ │ │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ │ @ instruction: 0x011277b0 │ │ │ │ │ smulleq sl, r0, r8, fp │ │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ │ @@ -2438391,15 +2438163,15 @@ │ │ │ │ │ strdeq r8, [r0, #-208] @ 0xffffff30 │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ │ tsteq r2, r8, lsr #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrdeq r7, [ip], r0 @ │ │ │ │ │ + adceq r7, ip, r0, asr #14 │ │ │ │ │ @ instruction: 0x01127af8 │ │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ │ smlaltbeq r8, r0, r0, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ @@ -2438429,42 +2438201,42 @@ │ │ │ │ │ smulleq r6, r2, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r8, r0, r0, sp │ │ │ │ │ @ instruction: 0x01127bb8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #23 │ │ │ │ │ + tsteq r2, r0, lsl #24 │ │ │ │ │ + andle r3, r1, sp, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ tsteq r2, r0, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, sp, r8, ror #9 │ │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #24 │ │ │ │ │ - tsteq r2, r0, lsl #24 │ │ │ │ │ - andle r3, r1, sp, ror fp │ │ │ │ │ - tsteq r2, r8, lsr #24 │ │ │ │ │ - andle r0, r0, r7, lsr #5 │ │ │ │ │ + @ instruction: 0x01127bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ │ + tsteq r2, r8, lsl #24 │ │ │ │ │ + andle r0, r0, r7, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror ip │ │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ umlalseq r5, sp, r8, r3 │ │ │ │ │ @@ -2438620,51 +2438392,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #29 │ │ │ │ │ - tsteq r2, r8, ror #29 │ │ │ │ │ - eoreq r6, r2, #224, 24 @ 0xe000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127ed0 │ │ │ │ │ + tsteq r2, r8, asr #29 │ │ │ │ │ + eoreq r6, r2, #248, 24 @ 0xf800 │ │ │ │ │ + @ instruction: 0x01127ef0 │ │ │ │ │ + andle r1, ip, r4, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01127ef8 │ │ │ │ │ - @ instruction: 0x01127ef0 │ │ │ │ │ - andle r1, ip, r4, lsl #16 │ │ │ │ │ - @ instruction: 0x01127f90 │ │ │ │ │ - andle r0, r0, r7, lsl #9 │ │ │ │ │ + tsteq r2, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ + @ instruction: 0x01127ef8 │ │ │ │ │ + andle r0, r0, r7, lsl #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #16, 26 @ 0x400 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsr #30 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ - ldrsbteq r7, [r6], r0 │ │ │ │ │ + adcseq r7, r6, r0, lsr r5 │ │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01127f98 │ │ │ │ │ + @ instruction: 0x01127f90 │ │ │ │ │ tsteq r2, r8, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r0, r0, ror #24 │ │ │ │ │ + sbceq sl, r0, r8, lsr ip │ │ │ │ │ tsteq r2, r8, asr pc │ │ │ │ │ tsteq r2, r8, asr #30 │ │ │ │ │ tsteq r2, r0, ror #30 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq r2, r8, ror #30 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r2, r0, ror pc │ │ │ │ │ @@ -2438673,32 +2438445,32 @@ │ │ │ │ │ @ instruction: 0x012fdd00 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ umlalseq r8, r0, r8, r8 │ │ │ │ │ @ instruction: 0x011814b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #248, 24 @ 0xf800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01127f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01127fd0 │ │ │ │ │ - tsteq r2, r0, lsr #32 │ │ │ │ │ - eoreq r6, r2, #40, 26 @ 0xa00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01127ff8 │ │ │ │ │ + @ instruction: 0x01127fd0 │ │ │ │ │ + eoreq r6, r2, #64, 26 @ 0x1000 │ │ │ │ │ + tsteq r2, r8, lsl #1 │ │ │ │ │ + mulle r1, sp, r9 │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r8, ror #31 │ │ │ │ │ strheq r9, [r9], #-112 @ 0xffffff90 │ │ │ │ │ @ instruction: 0x01127ff0 │ │ │ │ │ subeq r9, r9, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2438710,27 +2438482,27 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq fp, pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq pc, r0, r0, lr @ │ │ │ │ │ + strheq pc, [r0], #232 @ 0xe8 @ │ │ │ │ │ teqeq r5, r5, lsr #18 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq fp, pc, r0, r7 @ │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq lr, [r0], #32 │ │ │ │ │ + sbceq lr, r0, r8, lsl #5 │ │ │ │ │ teqeq r5, r9, lsr r7 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2438824,21 +2438596,21 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq fp, pc, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, asr #12 │ │ │ │ │ + sbceq r0, r2, r0, ror r6 │ │ │ │ │ teqeq r5, r9, asr #32 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r0, lsl #16 │ │ │ │ │ + sbceq sl, r2, r8, lsr #16 │ │ │ │ │ teqeq r4, r5 @ @ │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2438896,15 +2438668,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r1, r8, lsr #21 │ │ │ │ │ + ldrdeq r3, [r1], #160 @ 0xa0 │ │ │ │ │ teqeq r5, sp, lsl #17 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2439082,15 +2438854,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008bc1b0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, lsr #22 │ │ │ │ │ + strdeq r7, [r2], #168 @ 0xa8 │ │ │ │ │ smullseq r4, lr, r9, r9 │ │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, pc, r8, lsr r2 @ │ │ │ │ │ sbcseq r4, lr, r5, lsr #21 │ │ │ │ │ @@ -2439724,24 +2439496,24 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, sp, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ... │ │ │ │ │ - adcseq r0, sp, r0, lsl #23 │ │ │ │ │ + adcseq r8, ip, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01129090 │ │ │ │ │ - tsteq r2, r8, lsl #1 │ │ │ │ │ - mulle r1, sp, r9 │ │ │ │ │ + tsteq r2, r0, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01129098 │ │ │ │ │ tsteq r2, r0, asr r0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r2, r0, asr #32 │ │ │ │ │ strheq r9, [r9], #-112 @ 0xffffff90 │ │ │ │ │ tsteq r2, r8, asr #32 │ │ │ │ │ @@ -2439758,18 +2439530,18 @@ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r2, r8, asr r0 │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ │ cmpeq r0, r0, lsr #22 │ │ │ │ │ - ldrsheq r9, [r2, -r8] │ │ │ │ │ + @ instruction: 0x01129090 │ │ │ │ │ andle r0, r0, fp, lsl #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01129098 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r2, -r0] │ │ │ │ │ tsteq r2, r0, ror #1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrheq r9, [r2, -r8] │ │ │ │ │ @@ -2439785,17 +2439557,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r1, r8, asr #7 │ │ │ │ │ tsteq r2, r8, ror #1 │ │ │ │ │ ldrsbeq r9, [r2, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fdeb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrsheq r9, [r2, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ │ tsteq r2, r0, lsr #2 │ │ │ │ │ @@ -2439803,63 +2439575,63 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011814d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #2 │ │ │ │ │ - tsteq r2, r8, lsl #3 │ │ │ │ │ - eoreq r6, r2, #112, 26 @ 0x1c00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r1 │ │ │ │ │ + tsteq r2, r8, asr #2 │ │ │ │ │ + eoreq r6, r2, #136, 26 @ 0x2200 │ │ │ │ │ + @ instruction: 0x01129190 │ │ │ │ │ + andle r3, lr, r9, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #3 │ │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fdd00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01129198 │ │ │ │ │ - @ instruction: 0x01129190 │ │ │ │ │ - andle r3, lr, r9, asr #7 │ │ │ │ │ - @ instruction: 0x011291b8 │ │ │ │ │ - andle r0, r0, r6, lsr #2 │ │ │ │ │ + tsteq r2, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x01129198 │ │ │ │ │ + andle r0, r0, r6, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011291b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011291b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011291d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011291d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011291f0 │ │ │ │ │ strheq fp, [pc, -r0] │ │ │ │ │ @ instruction: 0x011118f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror r4 │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ - @ instruction: 0x011294b8 │ │ │ │ │ - eoreq r6, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r6, r2, #208, 26 @ 0x3400 │ │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01127c90 │ │ │ │ │ @@ -2439931,28 +2439703,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r2, r0, asr #6 │ │ │ │ │ - sbceq sl, r0, r0, ror #24 │ │ │ │ │ + sbceq sl, r0, r8, lsr ip │ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011292d8 │ │ │ │ │ tsteq r2, r0, ror #6 │ │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #7 │ │ │ │ │ tsteq r2, r0, ror r3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r5, r1, r8, lsl r1 │ │ │ │ │ + ldrshteq r5, [r1], r0 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, pc, r0, ror #4 │ │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ │ @ instruction: 0x01129390 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -2440008,52 +2439780,52 @@ │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #11 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror r4 │ │ │ │ │ + tsteq r2, r0, asr #9 │ │ │ │ │ + ldrdle r8, [r3], -lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01129490 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq ip, r0, r4, r2 │ │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01129498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #9 │ │ │ │ │ + @ instruction: 0x011294b8 │ │ │ │ │ tsteq r2, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r9, r8, asr #10 │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - tsteq r2, r0, asr #9 │ │ │ │ │ - ldrdle r8, [r3], -lr │ │ │ │ │ - tsteq r2, r0, lsl #10 │ │ │ │ │ - andle r0, r0, sp, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011294d0 │ │ │ │ │ + tsteq r2, r8, asr #9 │ │ │ │ │ + andle r0, r0, sp, asr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011294d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011294f8 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ @ instruction: 0x011294f0 │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fdd00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r3, [r2], r0 │ │ │ │ │ tsteq r2, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2440067,177 +2439839,177 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ │ - @ instruction: 0x01129598 │ │ │ │ │ - eoreq r6, r2, #0, 28 │ │ │ │ │ + eoreq r6, r2, #24, 28 @ 0x180 │ │ │ │ │ tsteq r2, r0, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r5, r0, lsr #17 │ │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #11 │ │ │ │ │ + tsteq r2, r0, lsr #11 │ │ │ │ │ + andle r1, r8, sl, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01129590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #11 │ │ │ │ │ - tsteq r2, r0, lsr #11 │ │ │ │ │ - andle r1, r8, sl, lsl #12 │ │ │ │ │ - tsteq r2, r8, asr #11 │ │ │ │ │ - andle r0, r0, r4, lsr #29 │ │ │ │ │ + @ instruction: 0x01129598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011295b0 │ │ │ │ │ + tsteq r2, r8, lsr #11 │ │ │ │ │ + andle r0, r0, r4, lsr #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011295b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011295d0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011295d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011295f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011295f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #12 │ │ │ │ │ - tsteq r2, r8, asr r6 │ │ │ │ │ - eoreq r6, r2, #72, 28 @ 0x480 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r6 │ │ │ │ │ + tsteq r2, r8, lsl #12 │ │ │ │ │ + eoreq r6, r2, #96, 28 @ 0x600 │ │ │ │ │ + tsteq r2, r0, ror #12 │ │ │ │ │ + andle r3, r1, r1, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #12 │ │ │ │ │ + tsteq r2, r8, asr r6 │ │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01181590 │ │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ │ teqeq r0, r8, lsl #25 │ │ │ │ │ tsteq r2, r0, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01181590 │ │ │ │ │ - tsteq r2, r0, ror #12 │ │ │ │ │ - andle r3, r1, r1, lsr lr │ │ │ │ │ - tsteq r2, r8, lsl #13 │ │ │ │ │ - andle r0, r0, pc, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ │ + tsteq r2, r8, ror #12 │ │ │ │ │ + andle r0, r0, pc, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01129690 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01129698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011296b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011296b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #13 │ │ │ │ │ - tsteq r2, r8, ror #13 │ │ │ │ │ - eoreq r6, r2, #144, 28 @ 0x900 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011296d0 │ │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ │ + eoreq r6, r2, #168, 28 @ 0xa80 │ │ │ │ │ + @ instruction: 0x011296f0 │ │ │ │ │ + andle r4, r1, r5, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011296d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011296f8 │ │ │ │ │ - @ instruction: 0x011296f0 │ │ │ │ │ - andle r4, r1, r5, lsr #3 │ │ │ │ │ - tsteq r2, r8, lsr #14 │ │ │ │ │ - andle r0, r0, r0, lsr #13 │ │ │ │ │ + tsteq r2, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x011296f8 │ │ │ │ │ + andle r0, r0, r0, lsr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r6, r8, asr #3 │ │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #14 │ │ │ │ │ - @ instruction: 0x011297b0 │ │ │ │ │ - eoreq r6, r2, #216, 28 @ 0xd80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ + tsteq r2, r8, ror #14 │ │ │ │ │ + eoreq r6, r2, #240, 28 @ 0xf00 │ │ │ │ │ + @ instruction: 0x011297b8 │ │ │ │ │ + mulle r1, r6, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01129798 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r0, r8, lsr #29 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ @ instruction: 0x01129790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r1, r8, ror #2 │ │ │ │ │ tsteq r8, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #15 │ │ │ │ │ + @ instruction: 0x011297b0 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ - @ instruction: 0x011297b8 │ │ │ │ │ - mulle r1, r6, r8 │ │ │ │ │ - tsteq r2, r0, ror #15 │ │ │ │ │ - @ instruction: 0xd00002b1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #15 │ │ │ │ │ + tsteq r2, r0, asr #15 │ │ │ │ │ + @ instruction: 0xd00002b1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011297d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011297d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011297f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #240, 28 @ 0xf00 │ │ │ │ │ @ instruction: 0x011297f0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2440247,69 +2440019,69 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr r8 │ │ │ │ │ tsteq r2, r0, asr r8 │ │ │ │ │ - tsteq r2, r0, lsr #17 │ │ │ │ │ - eoreq r6, r2, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r6, r2, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r3, r0, r8, lsr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr r8 │ │ │ │ │ + tsteq r2, r8, lsr #17 │ │ │ │ │ + strdle r2, [r1], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ tsteq r2, r0, ror r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r1, r8, lsl #8 │ │ │ │ │ tsteq r2, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #17 │ │ │ │ │ + tsteq r2, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, ror #29 │ │ │ │ │ @ instruction: 0x01129890 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ @ instruction: 0x01129898 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - tsteq r2, r8, lsr #17 │ │ │ │ │ - strdle r2, [r1], -r9 │ │ │ │ │ - tsteq r2, r0, lsl #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #17 │ │ │ │ │ + tsteq r2, r0, asr #17 │ │ │ │ │ andle r1, r0, pc, lsr r4 │ │ │ │ │ @ instruction: 0x011298b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r8, lsr pc @ │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ │ @ instruction: 0x011298d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq r4, [lr], r0 @ │ │ │ │ │ + umlaleq r4, lr, r8, r4 │ │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #18 │ │ │ │ │ + tsteq r2, r0, lsl #18 │ │ │ │ │ @ instruction: 0x011298f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011817b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #56, 30 @ 0xe0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ rscseq r8, r9, r0, lsr r5 │ │ │ │ │ tsteq r2, r8, lsr #18 │ │ │ │ │ @@ -2440325,19 +2440097,19 @@ │ │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq ip, [r1], r8 │ │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r9 │ │ │ │ │ - tsteq r2, r0, lsr sl │ │ │ │ │ - eoreq r6, r2, #104, 30 @ 0x1a0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ │ + tsteq r2, r0, ror r9 │ │ │ │ │ + eoreq r6, r2, #128, 30 @ 0x200 │ │ │ │ │ + tsteq r2, r8, lsr sl │ │ │ │ │ + ldrdle r3, [r6], -r0 │ │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r9], #-112 @ 0xffffff90 │ │ │ │ │ @ instruction: 0x011299b0 │ │ │ │ │ @@ -2440375,21 +2440147,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011299f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #20 │ │ │ │ │ - tsteq r2, r8, lsr sl │ │ │ │ │ - ldrdle r3, [r6], -r0 │ │ │ │ │ - tsteq r2, r8, asr fp │ │ │ │ │ - andle r0, r0, r6, ror #10 │ │ │ │ │ + tsteq r2, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror sl │ │ │ │ │ + tsteq r2, r0, asr #20 │ │ │ │ │ + andle r0, r0, r6, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #152, 30 @ 0x260 │ │ │ │ │ tsteq r2, r0, ror #20 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r2, r8, asr sl │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq lr, [r3], r0 │ │ │ │ │ tsteq r2, r8, ror #20 │ │ │ │ │ @@ -2440397,15 +2440169,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140cb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #22 │ │ │ │ │ + tsteq r2, r8, asr fp │ │ │ │ │ @ instruction: 0x01129a90 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @ instruction: 0x01129a98 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @ instruction: 0x01129ab8 │ │ │ │ │ subeq sl, r9, r8, lsl #3 │ │ │ │ │ tsteq r2, r8, lsr #21 │ │ │ │ │ @@ -2440450,16 +2440222,16 @@ │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #128, 30 @ 0x200 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ tsteq r2, r0, lsl #23 │ │ │ │ │ @@ -2440565,41 +2440337,41 @@ │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r6, r8, lsr #32 │ │ │ │ │ @ instruction: 0x01129cd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r5, r4, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr sp │ │ │ │ │ - tsteq r2, r0, asr sp │ │ │ │ │ - eoreq r6, r2, #176, 30 @ 0x2c0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr sp │ │ │ │ │ + tsteq r2, r0, lsr sp │ │ │ │ │ + eoreq r6, r2, #200, 30 @ 0x320 │ │ │ │ │ + tsteq r2, r0, ror sp │ │ │ │ │ + andle sl, r1, lr, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #27 │ │ │ │ │ - tsteq r2, r0, ror sp │ │ │ │ │ - andle sl, r1, lr, asr #5 │ │ │ │ │ + tsteq r2, r0, asr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #28 │ │ │ │ │ @ instruction: 0x011321b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ - tsteq r2, r0, lsl pc │ │ │ │ │ + tsteq r2, r8, lsl #27 │ │ │ │ │ andle r0, r0, ip, asr #1 │ │ │ │ │ tsteq r2, r0, ror #26 │ │ │ │ │ tsteq r6, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r2, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x01129db8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ @ instruction: 0x01129db0 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2440643,15 +2440415,15 @@ │ │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ │ @ instruction: 0x01129dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr pc │ │ │ │ │ + tsteq r2, r0, lsl pc │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r1, r8, asr #16 │ │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ │ tsteq r2, r8, ror lr │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ │ @@ -2440688,16 +2440460,16 @@ │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq ip, r1, r8, lsr #22 │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r2, #200, 30 @ 0x320 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr pc │ │ │ │ │ tsteq r2, r0, lsr #30 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2440748,15 +2440520,15 @@ │ │ │ │ │ @ instruction: 0x012fdf58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r2, r0, asr r0 │ │ │ │ │ @ instruction: 0x01129ff8 │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ rscseq r8, fp, r8, ror #8 │ │ │ │ │ - adceq r8, r6, r0, lsl #23 │ │ │ │ │ + adceq r0, r7, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ smlalseq r8, fp, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sl, r6, r0, lsr fp │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ @@ -2440819,43 +2440591,43 @@ │ │ │ │ │ adceq r3, lr, r8, asr #16 │ │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr r1 │ │ │ │ │ + tsteq r2, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ - tsteq r2, r0, asr r1 │ │ │ │ │ - eoreq r7, r2, #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr r1 │ │ │ │ │ + tsteq r2, r0, lsr r1 │ │ │ │ │ + eoreq r7, r2, #32 │ │ │ │ │ + tsteq r2, r0, ror #2 │ │ │ │ │ + andle r4, r1, sp, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #2 │ │ │ │ │ - tsteq r2, r0, ror #2 │ │ │ │ │ - andle r4, r1, sp, lsl sp │ │ │ │ │ + tsteq r2, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ - tsteq r2, r8, lsl #3 │ │ │ │ │ + tsteq r2, r8, ror #2 │ │ │ │ │ @ instruction: 0xd00003b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #32 │ │ │ │ │ @ instruction: 0x0112a198 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawbeq pc, r0, pc, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2440869,57 +2440641,57 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #4 │ │ │ │ │ tsteq r2, r0, lsl #4 │ │ │ │ │ - tsteq r2, r0, asr #4 │ │ │ │ │ - eoreq r7, r2, #80 @ 0x50 │ │ │ │ │ + eoreq r7, r2, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x0112a1f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r5, [r6], r0 │ │ │ │ │ + adcseq r5, r6, r0, lsl #24 │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #4 │ │ │ │ │ + tsteq r2, r0, ror #4 │ │ │ │ │ + andle r9, r5, fp, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #4 │ │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r2 │ │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ │ @ instruction: 0x01160398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #4 │ │ │ │ │ - tsteq r2, r0, ror #4 │ │ │ │ │ - andle r9, r5, fp, lsr ip │ │ │ │ │ + tsteq r2, r0, asr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror r2 │ │ │ │ │ tsteq r2, r0, asr r2 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - tsteq r2, r8, lsl #5 │ │ │ │ │ + tsteq r2, r8, ror #4 │ │ │ │ │ andle r0, r0, r0, lsl #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x0112a298 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a2b8 │ │ │ │ │ @ instruction: 0x0112a2b0 │ │ │ │ │ @@ -2440977,103 +2440749,103 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a390 │ │ │ │ │ tsteq r2, r8, lsr #4 │ │ │ │ │ @ instruction: 0x011604b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #7 │ │ │ │ │ - tsteq r2, r0, asr #7 │ │ │ │ │ - eoreq r7, r2, #152 @ 0x98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #7 │ │ │ │ │ + tsteq r2, r0, lsr #7 │ │ │ │ │ + eoreq r7, r2, #176 @ 0xb0 │ │ │ │ │ + tsteq r2, r8, asr #7 │ │ │ │ │ + andle r9, r5, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112a3d0 │ │ │ │ │ - tsteq r2, r8, asr #7 │ │ │ │ │ - andle r9, r5, r8, asr #31 │ │ │ │ │ - @ instruction: 0x0112a3f0 │ │ │ │ │ - @ instruction: 0xd00008bc │ │ │ │ │ + tsteq r2, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a3d8 │ │ │ │ │ + @ instruction: 0x0112a3d0 │ │ │ │ │ + @ instruction: 0xd00008bc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112a3f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a3f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr r4 │ │ │ │ │ - tsteq r2, r0, ror #8 │ │ │ │ │ - eoreq r7, r2, #224 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ │ + tsteq r2, r0, lsr r4 │ │ │ │ │ + eoreq r7, r2, #248 @ 0xf8 │ │ │ │ │ + tsteq r2, r8, ror #8 │ │ │ │ │ + andle fp, r9, ip, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror r4 │ │ │ │ │ + tsteq r2, r0, ror #8 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ - tsteq r2, r8, ror #8 │ │ │ │ │ - andle fp, r9, ip, ror #2 │ │ │ │ │ - tsteq r2, r8, lsr #9 │ │ │ │ │ - andle r0, r0, r1, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r4 │ │ │ │ │ + tsteq r2, r0, ror r4 │ │ │ │ │ + andle r0, r0, r1, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a498 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011819b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a4b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a4b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a4d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a4d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112a4f0 │ │ │ │ │ - tsteq r2, r0, ror r5 │ │ │ │ │ - eoreq r7, r2, #40, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a4f8 │ │ │ │ │ + @ instruction: 0x0112a4f0 │ │ │ │ │ + eoreq r7, r2, #64, 2 │ │ │ │ │ + tsteq r2, r8, ror r5 │ │ │ │ │ + andle pc, r6, r4, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r2, r0, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ @@ -2441081,49 +2440853,49 @@ │ │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ │ tsteq r6, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112a590 │ │ │ │ │ + tsteq r2, r0, ror r5 │ │ │ │ │ tsteq r2, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r1, r0, lsr sp │ │ │ │ │ + ldrsbteq r1, [r1], r8 │ │ │ │ │ tsteq r8, r0, lsr #21 │ │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ │ ldrheq r8, [r4], #192 @ 0xc0 │ │ │ │ │ tsteq r2, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - tsteq r2, r8, ror r5 │ │ │ │ │ - andle pc, r6, r4, asr #19 │ │ │ │ │ - @ instruction: 0x0112a5b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112a598 │ │ │ │ │ + @ instruction: 0x0112a590 │ │ │ │ │ andle r0, r0, r5, lsr #12 │ │ │ │ │ tsteq r2, r8, lsl #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strhteq ip, [pc], r0 │ │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112a598 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #11 │ │ │ │ │ + @ instruction: 0x0112a5b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #64, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a5d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a5d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2441135,87 +2440907,87 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r2, r0, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01181ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #12 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ - tsteq r2, r8, asr #12 │ │ │ │ │ - eoreq r7, r2, #112, 2 │ │ │ │ │ + eoreq r7, r2, #136, 2 @ 0x22 │ │ │ │ │ ldrhteq r8, [r0], r0 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #12 │ │ │ │ │ + tsteq r2, r0, asr r6 │ │ │ │ │ + andle r5, r4, r7, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr r6 │ │ │ │ │ - tsteq r2, r0, asr r6 │ │ │ │ │ - andle r5, r4, r7, asr #19 │ │ │ │ │ - tsteq r2, r0, lsl #13 │ │ │ │ │ - andle r0, r0, r3, lsr r2 │ │ │ │ │ + tsteq r2, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #12 │ │ │ │ │ + tsteq r2, r8, asr r6 │ │ │ │ │ + andle r0, r0, r3, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r0, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a6b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #13 │ │ │ │ │ - @ instruction: 0x0112a6f0 │ │ │ │ │ - eoreq r7, r2, #184, 2 @ 0x2e │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a6d0 │ │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ │ + eoreq r7, r2, #208, 2 @ 0x34 │ │ │ │ │ + @ instruction: 0x0112a6f8 │ │ │ │ │ + @ instruction: 0xd00ab2bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #14 │ │ │ │ │ - @ instruction: 0x0112a6f8 │ │ │ │ │ - @ instruction: 0xd00ab2bc │ │ │ │ │ - tsteq r2, r8, lsr #14 │ │ │ │ │ - andle r0, r0, r0, ror r0 │ │ │ │ │ + @ instruction: 0x0112a6f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ │ + tsteq r2, r0, lsl #14 │ │ │ │ │ + andle r0, r0, r0, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq fp, pc, r0, r4 @ │ │ │ │ │ tsteq r8, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2441225,57 +2440997,57 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112a790 │ │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ │ - tsteq r2, r8, lsr #15 │ │ │ │ │ - eoreq r7, r2, #0, 4 │ │ │ │ │ + eoreq r7, r2, #24, 4 @ 0x80000001 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112a790 │ │ │ │ │ + @ instruction: 0x0112a7b0 │ │ │ │ │ + andle fp, sl, r5, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112a7d8 │ │ │ │ │ @ instruction: 0x0112a7d0 │ │ │ │ │ - @ instruction: 0x0112a7b0 │ │ │ │ │ - andle fp, sl, r5, lsr r3 │ │ │ │ │ - tsteq r2, r8, lsl r8 │ │ │ │ │ andle r0, r0, r0, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ tsteq r2, r8, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsr #21 │ │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112a7d8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a7f8 │ │ │ │ │ tsteq r2, r8, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, asr #25 │ │ │ │ │ + umlalseq r6, r0, r0, ip │ │ │ │ │ @ instruction: 0x0118a9f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #16 │ │ │ │ │ + tsteq r2, r8, lsl r8 │ │ │ │ │ tsteq r2, r0, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, asr r5 │ │ │ │ │ tsteq r8, r0, lsr #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #24, 4 @ 0x80000001 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2441287,49 +2441059,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq sl, r1, r0, r9 │ │ │ │ │ tsteq r2, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #17 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ - @ instruction: 0x0112a8d0 │ │ │ │ │ - eoreq r7, r2, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r7, r2, #96, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #17 │ │ │ │ │ + @ instruction: 0x0112a8d8 │ │ │ │ │ + andle fp, r3, r5, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112a898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112a8f0 │ │ │ │ │ + @ instruction: 0x0112a8d0 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r1, r8, lsl r9 │ │ │ │ │ @ instruction: 0x0118aad0 │ │ │ │ │ @ instruction: 0x0112a8b8 │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ tsteq r2, r8, asr #17 │ │ │ │ │ @ instruction: 0x0112a8b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - @ instruction: 0x0112a8d8 │ │ │ │ │ - andle fp, r3, r5, asr fp │ │ │ │ │ - tsteq r2, r8, lsr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #18 │ │ │ │ │ + @ instruction: 0x0112a8f0 │ │ │ │ │ mulle r0, r6, r3 │ │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, lsl #17 │ │ │ │ │ + ldrhteq r2, [r6], r0 │ │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ │ @ instruction: 0x0112a290 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ tsteq r1, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112a2d8 │ │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ │ @@ -2441337,17 +2441109,17 @@ │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ @ instruction: 0x0112a8f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2441425,97 +2441197,97 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112a9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112aa90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #21 │ │ │ │ │ + tsteq r2, r8, asr #21 │ │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ │ @ instruction: 0x0112a990 │ │ │ │ │ - tsteq r2, r8, ror #21 │ │ │ │ │ - eoreq r7, r2, #144, 4 │ │ │ │ │ + tsteq r2, r0, asr #21 │ │ │ │ │ + eoreq r7, r2, #168, 4 @ 0x8000000a │ │ │ │ │ @ instruction: 0x0112aab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r0, r0, asr r0 @ │ │ │ │ │ + ldrshteq lr, [r0], r8 │ │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #21 │ │ │ │ │ + @ instruction: 0x0112aaf0 │ │ │ │ │ + andle r8, r5, r1, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112aad8 │ │ │ │ │ adceq r0, sp, r0, ror #21 │ │ │ │ │ qsubeq pc, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112aaf8 │ │ │ │ │ - @ instruction: 0x0112aaf0 │ │ │ │ │ - andle r8, r5, r1, asr #29 │ │ │ │ │ - tsteq r2, r8, lsr #22 │ │ │ │ │ - andle r0, r0, r5, ror #11 │ │ │ │ │ + tsteq r2, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ │ + @ instruction: 0x0112aaf8 │ │ │ │ │ + andle r0, r0, r5, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #192, 4 │ │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0112aa98 │ │ │ │ │ ldrdeq r8, [r1], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror fp │ │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ │ - tsteq r2, r8, lsr #23 │ │ │ │ │ - eoreq r7, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r7, r2, #240, 4 │ │ │ │ │ adcseq r7, r0, r8, ror pc │ │ │ │ │ smlawbeq pc, r0, r0, pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror fp │ │ │ │ │ + @ instruction: 0x0112abb0 │ │ │ │ │ + ldrdle r9, [r5], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112abb8 │ │ │ │ │ + tsteq r2, r8, lsr #23 │ │ │ │ │ @ instruction: 0x0112ab98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ │ adcseq lr, r1, r8, lsr #26 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #1 │ │ │ │ │ - @ instruction: 0x0112abb0 │ │ │ │ │ - ldrdle r9, [r5], -fp │ │ │ │ │ - @ instruction: 0x0112abd8 │ │ │ │ │ - andle r0, r0, sp, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ + @ instruction: 0x0112abb8 │ │ │ │ │ + andle r0, r0, sp, lsr #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112abd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112abd8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112abf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112abf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2441523,39 +2441295,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl ip │ │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #24 │ │ │ │ │ - tsteq r2, r8, ror #24 │ │ │ │ │ - eoreq r7, r2, #32, 6 @ 0x80000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ │ + tsteq r2, r8, lsr #24 │ │ │ │ │ + eoreq r7, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ + tsteq r2, r0, ror ip │ │ │ │ │ + andle lr, r8, r6, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror ip │ │ │ │ │ + tsteq r2, r8, ror #24 │ │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ │ tsteq r2, r8, asr ip │ │ │ │ │ strdeq r4, [r4], r8 │ │ │ │ │ - tsteq r2, r0, ror ip │ │ │ │ │ - andle lr, r8, r6, ror #9 │ │ │ │ │ - @ instruction: 0x0112aeb0 │ │ │ │ │ - andle r2, r0, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ + tsteq r2, r8, ror ip │ │ │ │ │ + andle r2, r0, r0, lsl #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #29 │ │ │ │ │ @ instruction: 0x0112ac90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r8, r9, r7 │ │ │ │ │ @ instruction: 0x0118abd8 │ │ │ │ │ tsteq r2, r8, asr pc │ │ │ │ │ @@ -2441687,43 +2441459,43 @@ │ │ │ │ │ @ instruction: 0x0112ae98 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x011168b0 │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112aeb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112aeb8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112aed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112aed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112aef0 │ │ │ │ │ - @ instruction: 0x0112afd8 │ │ │ │ │ - eoreq r7, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112aef8 │ │ │ │ │ + @ instruction: 0x0112aef0 │ │ │ │ │ + eoreq r7, r2, #128, 6 │ │ │ │ │ + tsteq r2, r0, ror #31 │ │ │ │ │ + andle r3, r0, r3, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl pc │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112aff8 │ │ │ │ │ + @ instruction: 0x0112afd8 │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ msreq CPSR_fsxc, r8 │ │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #30 │ │ │ │ │ @@ -2441762,44 +2441534,44 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ │ @ instruction: 0x0112afd0 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ - tsteq r2, r0, ror #31 │ │ │ │ │ - andle r3, r0, r3, lsl r8 │ │ │ │ │ - tsteq r2, r8, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8 │ │ │ │ │ + @ instruction: 0x0112aff8 │ │ │ │ │ andle r0, r0, sl, lsl #2 │ │ │ │ │ @ instruction: 0x0112aff0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r8 │ │ │ │ │ @ instruction: 0x0118acb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #152, 6 @ 0x60000002 │ │ │ │ │ addseq r8, ip, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr r0 │ │ │ │ │ + tsteq r2, r8, asr #32 │ │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ tsteq r2, r0, asr #32 │ │ │ │ │ @ instruction: 0x012fdd00 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #128, 6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r0 │ │ │ │ │ tsteq r2, r8, rrx │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r3, [r1], r0 │ │ │ │ │ @@ -2441807,43 +2441579,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrheq fp, [r2, -r0] │ │ │ │ │ tsteq r2, r8, lsr #1 │ │ │ │ │ - tsteq r2, r8, asr #1 │ │ │ │ │ - eoreq r7, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r7, r2, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq fp, [r2, -r0] │ │ │ │ │ + ldrsbeq fp, [r2, -r0] │ │ │ │ │ + andle r2, r2, sp, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq fp, [r2, -r8] │ │ │ │ │ - ldrsbeq fp, [r2, -r0] │ │ │ │ │ - andle r2, r2, sp, ror #25 │ │ │ │ │ - ldrsheq fp, [r2, -r8] │ │ │ │ │ - andle r0, r0, r9, asr #32 │ │ │ │ │ + tsteq r2, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #1 │ │ │ │ │ + ldrsbeq fp, [r2, -r8] │ │ │ │ │ + andle r0, r0, r9, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrsheq fp, [r2, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r1 │ │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl #5 @ │ │ │ │ │ tsteq r8, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2441855,59 +2441627,59 @@ │ │ │ │ │ adcseq lr, fp, r8, lsl #7 │ │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr r1 │ │ │ │ │ - tsteq r2, r8, ror r1 │ │ │ │ │ - eoreq r7, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ │ + tsteq r2, r8, asr r1 │ │ │ │ │ + eoreq r7, r2, #16, 8 @ 0x10000000 │ │ │ │ │ + tsteq r2, r0, lsl #3 │ │ │ │ │ + andle sl, r5, sp, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #3 │ │ │ │ │ - tsteq r2, r0, lsl #3 │ │ │ │ │ - andle sl, r5, sp, lsr #17 │ │ │ │ │ - @ instruction: 0x0112b1b8 │ │ │ │ │ - andle r0, r0, sl, lsr #1 │ │ │ │ │ + tsteq r2, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b190 │ │ │ │ │ + tsteq r2, r8, lsl #3 │ │ │ │ │ + andle r0, r0, sl, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq r8, [sp], r8 │ │ │ │ │ + adceq r8, sp, r8, lsr ip │ │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112b1b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112b1f8 │ │ │ │ │ - tsteq r2, r0, ror r2 │ │ │ │ │ - eoreq r7, r2, #64, 8 @ 0x40000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x0112b1f8 │ │ │ │ │ + eoreq r7, r2, #88, 8 @ 0x58000000 │ │ │ │ │ + tsteq r2, r8, ror r2 │ │ │ │ │ + andle r3, r0, r2, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #4 │ │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2441927,29 +2441699,29 @@ │ │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r2, r0, lsr #4 │ │ │ │ │ rscseq ip, sl, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #5 │ │ │ │ │ - tsteq r2, r8, ror r2 │ │ │ │ │ - andle r3, r0, r2, lsr r9 │ │ │ │ │ - tsteq r2, r0, lsr #5 │ │ │ │ │ - andle r0, r0, r0, lsl #10 │ │ │ │ │ + tsteq r2, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ │ + tsteq r2, r0, lsl #5 │ │ │ │ │ + andle r0, r0, r0, lsl #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b2d0 │ │ │ │ │ tsteq r2, r8, asr #5 │ │ │ │ │ @@ -2441963,45 +2441735,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x0112b2f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0116f1f8 │ │ │ │ │ ldrheq r2, [r9, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #6 │ │ │ │ │ - tsteq r2, r0, asr #6 │ │ │ │ │ - eoreq r7, r2, #136, 8 @ 0x88000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r3 │ │ │ │ │ + tsteq r2, r8, lsl #6 │ │ │ │ │ + eoreq r7, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + tsteq r2, r8, asr #6 │ │ │ │ │ + andle r3, r0, fp, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr r3 │ │ │ │ │ + tsteq r2, r0, asr #6 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ │ - andle r3, r0, fp, asr lr │ │ │ │ │ - @ instruction: 0x0112b3b8 │ │ │ │ │ - andle r0, r0, r5, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ │ + tsteq r2, r0, asr r3 │ │ │ │ │ + andle r0, r0, r5, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #7 │ │ │ │ │ + @ instruction: 0x0112b3b8 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ @@ -2442010,54 +2441782,54 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl r1 │ │ │ │ │ @ instruction: 0x0112b3b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq sl, [r1], r0 │ │ │ │ │ tsteq r2, r8, lsl #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b3d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #8 │ │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ │ - eoreq r7, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ │ + tsteq r2, r0, lsl #8 │ │ │ │ │ + eoreq r7, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + tsteq r2, r8, lsr #8 │ │ │ │ │ + andle r3, r0, r1, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr r4 │ │ │ │ │ - tsteq r2, r8, lsr #8 │ │ │ │ │ - andle r3, r0, r1, ror pc │ │ │ │ │ - tsteq r2, r0, asr r4 │ │ │ │ │ - mulle r0, ip, r0 │ │ │ │ │ + tsteq r2, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ │ + tsteq r2, r0, lsr r4 │ │ │ │ │ + mulle r0, ip, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #9 │ │ │ │ │ tsteq r2, r0, lsr #9 │ │ │ │ │ @@ -2442079,57 +2441851,57 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #9 │ │ │ │ │ tsteq r2, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01108dd8 │ │ │ │ │ @ instruction: 0x011921d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl r5 │ │ │ │ │ + tsteq r2, r8, lsl r5 │ │ │ │ │ @ instruction: 0x0112b4d8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ @ instruction: 0x0112b4d0 │ │ │ │ │ @ instruction: 0x0112b4f0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - tsteq r2, r8, lsr r5 │ │ │ │ │ - eoreq r7, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + tsteq r2, r0, lsl r5 │ │ │ │ │ + eoreq r7, r2, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq r2, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r0, r8, lsl #22 │ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl r5 │ │ │ │ │ + tsteq r2, r0, asr #10 │ │ │ │ │ + andle r4, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #10 │ │ │ │ │ - tsteq r2, r0, asr #10 │ │ │ │ │ - andle r4, r0, sl, lsl r0 │ │ │ │ │ - tsteq r2, r0, ror r5 │ │ │ │ │ - andle r0, r0, lr, lsr #3 │ │ │ │ │ + tsteq r2, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ │ + tsteq r2, r8, asr #10 │ │ │ │ │ + andle r0, r0, lr, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b590 │ │ │ │ │ tsteq r2, r8, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, lsr ip │ │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2442139,15 +2441911,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ @ instruction: 0x0112b5b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r8, r8, ror #15 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ @ instruction: 0x0112b390 │ │ │ │ │ - sbceq r6, r0, r8, asr #2 │ │ │ │ │ + sbceq r6, r0, r0, lsr #2 │ │ │ │ │ tsteq r2, r8, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0112b5f8 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ tsteq r2, r0, ror #11 │ │ │ │ │ @@ -2442184,22 +2441956,22 @@ │ │ │ │ │ tsteq r2, r8, asr r6 │ │ │ │ │ tsteq r2, r0, ror #12 │ │ │ │ │ sbcseq sl, r4, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - umlaleq r8, sp, r8, lr │ │ │ │ │ + adceq r8, sp, r8, ror #29 │ │ │ │ │ ldrdeq pc, [pc, -r0]! │ │ │ │ │ tsteq r2, r8, ror #14 │ │ │ │ │ tsteq r2, r0, lsl #13 │ │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0112b690 │ │ │ │ │ - sbceq r6, r0, r8, asr #2 │ │ │ │ │ + sbceq r6, r0, r0, lsr #2 │ │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ │ @ instruction: 0x0112b698 │ │ │ │ │ tsteq r2, r0, lsr #13 │ │ │ │ │ sbcseq fp, r4, r8, asr #2 │ │ │ │ │ @ instruction: 0x0112b6b8 │ │ │ │ │ sbcseq fp, r4, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2442263,25 +2442035,25 @@ │ │ │ │ │ @ instruction: 0x0112b798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011d83b0 │ │ │ │ │ @ instruction: 0x011922d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112b7d0 │ │ │ │ │ + @ instruction: 0x0112b7d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - tsteq r2, r0, lsr #16 │ │ │ │ │ - eoreq r7, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + @ instruction: 0x0112b7d0 │ │ │ │ │ + eoreq r7, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r2, r8, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r5, r8, lsr r2 @ │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112b7d8 │ │ │ │ │ + tsteq r2, r8, lsr #16 │ │ │ │ │ + ldrdle r4, [r0], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ tsteq r2, r8, lsl #16 │ │ │ │ │ @@ -2442291,33 +2442063,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r1, r8, lsl #10 │ │ │ │ │ tsteq r2, r0, lsl r8 │ │ │ │ │ @ instruction: 0x0112b7f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr r8 │ │ │ │ │ - tsteq r2, r8, lsr #16 │ │ │ │ │ - ldrdle r4, [r0], -r5 │ │ │ │ │ - tsteq r2, r0, ror #16 │ │ │ │ │ - andle r0, r0, ip, lsl #1 │ │ │ │ │ + tsteq r2, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ │ + tsteq r2, r0, lsr r8 │ │ │ │ │ + andle r0, r0, ip, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #144, 10 @ 0x24000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2442333,39 +2442105,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b8b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112b8d0 │ │ │ │ │ - @ instruction: 0x0112b8f0 │ │ │ │ │ - eoreq r7, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112b8d8 │ │ │ │ │ + @ instruction: 0x0112b8d0 │ │ │ │ │ + eoreq r7, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + @ instruction: 0x0112b8f8 │ │ │ │ │ + andle r4, r0, lr, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #18 │ │ │ │ │ - @ instruction: 0x0112b8f8 │ │ │ │ │ - andle r4, r0, lr, ror #4 │ │ │ │ │ - tsteq r2, r0, lsr #18 │ │ │ │ │ - andle r0, r0, r5, asr #1 │ │ │ │ │ + @ instruction: 0x0112b8f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ + tsteq r2, r0, lsl #18 │ │ │ │ │ + andle r0, r0, r5, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2442373,23 +2442145,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #18 │ │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r8, ror fp │ │ │ │ │ @ instruction: 0x01192398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #19 │ │ │ │ │ + tsteq r2, r0, ror #20 │ │ │ │ │ tsteq r2, r0, ror r9 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - @ instruction: 0x0112bab8 │ │ │ │ │ - eoreq r7, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #20 │ │ │ │ │ + tsteq r2, r0, lsl #19 │ │ │ │ │ + eoreq r7, r2, #8, 12 @ 0x800000 │ │ │ │ │ + tsteq r2, r8, asr #21 │ │ │ │ │ + andle r4, r0, r4, asr #6 │ │ │ │ │ @ instruction: 0x0112b990 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r2, r2, r8, lsl r6 │ │ │ │ │ tsteq r6, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112b7f0 │ │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ │ @@ -2442441,15 +2442213,15 @@ │ │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ │ @ instruction: 0x0112b9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112bad0 │ │ │ │ │ + @ instruction: 0x0112bab8 │ │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r8, lsr #1 │ │ │ │ │ tsteq r2, r8, asr #20 │ │ │ │ │ @ instruction: 0x0112ba90 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ │ @@ -2442458,86 +2442230,86 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0112bab0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0112ba98 │ │ │ │ │ sbceq r6, r1, r8, lsl #10 │ │ │ │ │ - tsteq r2, r8, asr #21 │ │ │ │ │ - andle r4, r0, r4, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112bad8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ - tsteq r2, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x0112bad0 │ │ │ │ │ andle r0, r0, r4, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112bad8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #22 │ │ │ │ │ + tsteq r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0x0112baf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #8, 12 @ 0x800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #22 │ │ │ │ │ + tsteq r2, r0, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ - @ instruction: 0x0112bb90 │ │ │ │ │ - eoreq r7, r2, #56, 12 @ 0x3800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr fp │ │ │ │ │ + tsteq r2, r8, asr #22 │ │ │ │ │ + eoreq r7, r2, #80, 12 @ 0x5000000 │ │ │ │ │ + @ instruction: 0x0112bb98 │ │ │ │ │ + andle r4, r0, r5, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #24 │ │ │ │ │ + @ instruction: 0x0112bb90 │ │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011924b8 │ │ │ │ │ @ instruction: 0x0112b5b8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011924b8 │ │ │ │ │ - @ instruction: 0x0112bb98 │ │ │ │ │ - andle r4, r0, r5, lsl r4 │ │ │ │ │ - @ instruction: 0x0112bc90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr ip │ │ │ │ │ + tsteq r2, r8, lsr #24 │ │ │ │ │ strhle r0, [r0], -fp │ │ │ │ │ @ instruction: 0x0112bbb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r0, lsr #2 │ │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ tsteq r2, r8, ror fp │ │ │ │ │ @ instruction: 0x011a2df0 │ │ │ │ │ tsteq r2, r8, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0112bbd0 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ @ instruction: 0x0112bbd8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r2, r8, ror #23 │ │ │ │ │ tsteq r2, r0, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ @ instruction: 0x0112bbf0 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ @ instruction: 0x0112bbf8 │ │ │ │ │ @@ -2442550,42 +2442322,42 @@ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r2, r8, lsl ip │ │ │ │ │ andle r0, r0, r1, asr #32 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [pc, -r8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ │ tsteq r2, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112bc98 │ │ │ │ │ + @ instruction: 0x0112bc90 │ │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r7, ip, r0, sl │ │ │ │ │ @ instruction: 0x011925d8 │ │ │ │ │ @ instruction: 0x0112bbb8 │ │ │ │ │ rscseq r0, fp, r0, lsl #11 │ │ │ │ │ tsteq r2, r8, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ @ instruction: 0x011925d8 │ │ │ │ │ tsteq r2, r8, lsl #25 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #80, 12 @ 0x5000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112bc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bcb0 │ │ │ │ │ tsteq r2, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2442601,47 +2442373,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bcf0 │ │ │ │ │ tsteq r2, r8, ror #25 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #26 │ │ │ │ │ - tsteq r2, r0, lsr sp │ │ │ │ │ - eoreq r7, r2, #128, 12 @ 0x8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl sp │ │ │ │ │ + tsteq r2, r0, lsl #26 │ │ │ │ │ + eoreq r7, r2, #152, 12 @ 0x9800000 │ │ │ │ │ + tsteq r2, r8, lsr sp │ │ │ │ │ + ldrdle r4, [r0], -sp │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ addseq r5, sl, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #26 │ │ │ │ │ - tsteq r2, r8, lsr sp │ │ │ │ │ - ldrdle r4, [r0], -sp │ │ │ │ │ - tsteq r2, r0, ror sp │ │ │ │ │ - strhle r0, [r0], -r9 │ │ │ │ │ + tsteq r2, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ │ + tsteq r2, r0, asr #26 │ │ │ │ │ + strhle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror sp │ │ │ │ │ + tsteq r2, r0, ror sp │ │ │ │ │ tsteq r2, r8, ror #26 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #152, 12 @ 0x9800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bd90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2442651,49 +2442423,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bdb8 │ │ │ │ │ @ instruction: 0x0112bdb0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq ip, r1, r8, ror r3 │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, ror #27 │ │ │ │ │ @ instruction: 0x0112bdd8 │ │ │ │ │ - tsteq r2, r0, lsl lr │ │ │ │ │ - eoreq r7, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r7, r2, #224, 12 @ 0xe000000 │ │ │ │ │ @ instruction: 0x0112bdd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r0, r8, asr #22 │ │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #27 │ │ │ │ │ + tsteq r2, r8, lsl lr │ │ │ │ │ + andle r4, r0, r3, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bdf8 │ │ │ │ │ @ instruction: 0x0112bdf0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, pc, r8, ror r5 @ │ │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #28 │ │ │ │ │ + tsteq r2, r0, lsl lr │ │ │ │ │ adceq r7, sp, r8, ror r9 │ │ │ │ │ msreq CPSR_fsxc, r8, asr #2 │ │ │ │ │ - tsteq r2, r8, lsl lr │ │ │ │ │ - andle r4, r0, r3, lsr #11 │ │ │ │ │ - tsteq r2, r0, asr #28 │ │ │ │ │ - mulle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ │ + tsteq r2, r0, lsr #28 │ │ │ │ │ + mulle r0, r0, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #29 │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ @@ -2442705,93 +2442477,93 @@ │ │ │ │ │ adcseq r4, sp, r0, lsr fp │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112be90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #29 │ │ │ │ │ - @ instruction: 0x0112bed0 │ │ │ │ │ - eoreq r7, r2, #16, 14 @ 0x400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ + tsteq r2, r0, lsr #29 │ │ │ │ │ + eoreq r7, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + @ instruction: 0x0112bed8 │ │ │ │ │ + andle r4, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ @ instruction: 0x0112beb8 │ │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror #29 │ │ │ │ │ - @ instruction: 0x0112bed8 │ │ │ │ │ - andle r4, r0, r8, asr #12 │ │ │ │ │ - tsteq r2, r0, lsl pc │ │ │ │ │ - andle r0, r0, r1, lsr r1 │ │ │ │ │ + @ instruction: 0x0112bed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #29 │ │ │ │ │ + tsteq r2, r0, ror #29 │ │ │ │ │ + andle r0, r0, r1, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl pc │ │ │ │ │ + tsteq r2, r0, lsl pc │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ cmpeq r0, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ tsteq r2, r8, asr #30 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq pc, r4, r8, lsl #22 │ │ │ │ │ + adcseq pc, r4, r8, asr #22 │ │ │ │ │ tsteq r2, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl #31 │ │ │ │ │ tsteq r2, r8, ror pc │ │ │ │ │ - @ instruction: 0x0112bfb8 │ │ │ │ │ - eoreq r7, r2, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r7, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq r2, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, lsr ip │ │ │ │ │ + adcseq r6, r0, r0, ror #24 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl #31 │ │ │ │ │ + tsteq r2, r0, asr #31 │ │ │ │ │ + mulle r0, r2, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bf98 │ │ │ │ │ @ instruction: 0x0112bf90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, ror sp │ │ │ │ │ @ instruction: 0x011927b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #31 │ │ │ │ │ + @ instruction: 0x0112bfb8 │ │ │ │ │ @ instruction: 0x0112bfb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r0, lsl #11 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - tsteq r2, r0, asr #31 │ │ │ │ │ - mulle r0, r2, r7 │ │ │ │ │ - tsteq r2, r0, lsl r0 │ │ │ │ │ - mulle r0, r9, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bfd0 │ │ │ │ │ + tsteq r2, r8, asr #31 │ │ │ │ │ + mulle r0, r9, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112bff8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, r9, r8, lsl lr │ │ │ │ │ tsteq r2, r8, ror #31 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ @ instruction: 0x0112bff0 │ │ │ │ │ @@ -2442804,63 +2442576,63 @@ │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r8, lsr r9 │ │ │ │ │ + ldccc 5, cr14, [sp, #768]! @ 0x300 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #32 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ @ instruction: 0x011c69d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r8, ror r9 │ │ │ │ │ + ldccc 6, cr14, [sp] │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, rrx │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r8, lsl sl │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - smullmi r8, r8, r4, r9 @ │ │ │ │ │ + ldccc 6, cr14, [sp, #112]! @ 0x70 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, asr r6 │ │ │ │ │ - strhmi r8, [r8], #148 @ 0x94 │ │ │ │ │ + ldccc 6, cr14, [sp, #240]! @ 0xf0 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #1 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, asr r6 │ │ │ │ │ - ldrdmi r8, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 6, cr14, [sp, #400]! @ 0x190 │ │ │ │ │ @ instruction: 0x011468d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ - sbcmi r8, r8, r4, lsl #20 │ │ │ │ │ + ldccc 6, cr14, [sp, #560]! @ 0x230 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, ror sl │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ - sbcmi r8, r8, ip, lsr sl │ │ │ │ │ + ldccc 6, cr14, [sp, #784]! @ 0x310 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r7, sp, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2442868,15 +2442640,15 @@ │ │ │ │ │ tsteq r4, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c6a98 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ │ - sbcmi r8, r8, r8, ror sl │ │ │ │ │ + ldccc 7, cr14, [sp] │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, r8, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -2442908,23 +2442680,23 @@ │ │ │ │ │ tsteq r4, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #3 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c6a98 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ │ - strhmi r8, [r8], #168 @ 0xa8 │ │ │ │ │ + ldccc 7, cr14, [sp, #256]! @ 0x100 │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ @ instruction: 0x011c6ad8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01146db8 │ │ │ │ │ - strdmi r8, [r8], #168 @ 0xa8 │ │ │ │ │ + ldccc 7, cr14, [sp, #512]! @ 0x200 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ sbcseq r4, r4, r8, lsr r7 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2442932,23 +2442704,23 @@ │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #4 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, ror #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01146db8 │ │ │ │ │ - sbcmi r8, r8, r4, lsr fp │ │ │ │ │ + ldccc 7, cr14, [sp, #752]! @ 0x2f0 │ │ │ │ │ @ instruction: 0x01146ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #4 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, lsl fp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsl #30 │ │ │ │ │ - sbcmi r8, r8, r4, ror fp │ │ │ │ │ + ldccc 7, cr14, [sp, #1008]! @ 0x3f0 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ sbcseq r4, r4, r0, ror #14 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ tsteq r2, r8, lsl #2 @ │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2442956,23 +2442728,23 @@ │ │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ - strhmi r8, [r8], #176 @ 0xb0 │ │ │ │ │ + ldccc 8, cr14, [sp, #224]! @ 0xe0 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #5 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114c098 │ │ │ │ │ - strdmi r8, [r8], #176 @ 0xb0 │ │ │ │ │ + ldccc 8, cr14, [sp, #480]! @ 0x1e0 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ sbcseq r4, r4, r8, lsl #15 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ @ instruction: 0x0112f290 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2442980,15 +2442752,15 @@ │ │ │ │ │ @ instruction: 0x01143b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #6 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114c098 │ │ │ │ │ - sbcmi r8, r8, r0, lsr ip │ │ │ │ │ + ldccc 8, cr14, [sp, #736]! @ 0x2e0 │ │ │ │ │ tsteq r4, r8, asr r1 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01237bad │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ @ instruction: 0x0112eb90 │ │ │ │ │ @@ -2443012,31 +2442784,31 @@ │ │ │ │ │ @ instruction: 0x0112e3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ │ - sbcmi r8, r8, ip, ror #24 │ │ │ │ │ + ldccc 8, cr14, [sp, #976]! @ 0x3d0 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #7 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114c998 │ │ │ │ │ - sbcmi r8, r8, ip, lsr #25 │ │ │ │ │ + @ instruction: 0x3dbde934 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114cc98 │ │ │ │ │ - sbcmi r8, r8, r8, asr #25 │ │ │ │ │ + @ instruction: 0x3dbde950 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, r8, r0, asr #10 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ @@ -2443052,15 +2442824,15 @@ │ │ │ │ │ tsteq r4, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, ror ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114cc98 │ │ │ │ │ - sbcmi r8, r8, r8, ror #25 │ │ │ │ │ + @ instruction: 0x3dbde970 │ │ │ │ │ tsteq r4, r0, lsl r1 @ │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq fp, [r8], #64 @ 0x40 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2443068,15 +2442840,15 @@ │ │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, ror ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114f7b8 │ │ │ │ │ - sbcmi r8, r8, r0, lsl sp │ │ │ │ │ + @ instruction: 0x3dbde998 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #3 │ │ │ │ │ tsteq r4, r8, ror #6 @ │ │ │ │ │ @ instruction: 0x0114f7b8 │ │ │ │ │ @@ -2443084,23 +2442856,23 @@ │ │ │ │ │ tsteq r4, r0, asr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ @ instruction: 0x011c6c98 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ - sbcmi r8, r8, r8, lsr sp │ │ │ │ │ + @ instruction: 0x3dbde9c0 │ │ │ │ │ tsteq r4, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #14 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, asr #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r0, ror sp │ │ │ │ │ + @ instruction: 0x3dbde9f8 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, r8, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2443276,15 +2443048,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #15 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, ror #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi r8, r8, ip, lsr #27 │ │ │ │ │ + @ instruction: 0x3dbdea34 │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r6, r5, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ @@ -2443308,63 +2443080,63 @@ │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #16 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, ror #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114f7b8 │ │ │ │ │ - sbcmi r8, r8, ip, ror #27 │ │ │ │ │ + @ instruction: 0x3dbdea74 │ │ │ │ │ @ instruction: 0x0114fbf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, asr #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0114f7b8 │ │ │ │ │ - sbcmi r8, r8, ip, lsr #28 │ │ │ │ │ + @ instruction: 0x3dbdeab4 │ │ │ │ │ tsteq r4, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ - sbcmi r8, r8, r8, ror #28 │ │ │ │ │ + @ instruction: 0x3dbdeaf0 │ │ │ │ │ tsteq r6, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c6d90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi r8, r8, r8, lsr #29 │ │ │ │ │ + @ instruction: 0x3dbdeb30 │ │ │ │ │ @ instruction: 0x01173ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #17 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c6db0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ - sbcmi r8, r8, r4, ror #29 │ │ │ │ │ + @ instruction: 0x3dbdeb6c │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c6db0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, lsr #30 │ │ │ │ │ + @ instruction: 0x3dbdebac │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsl lr │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r4, ror #30 │ │ │ │ │ + @ instruction: 0x3dbdebec │ │ │ │ │ @ instruction: 0x01173ed8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @ instruction: 0x011305d0 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ @ instruction: 0x01146e90 │ │ │ │ │ @@ -2443372,23 +2443144,23 @@ │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r0, lsr #31 │ │ │ │ │ + ldccc 12, cr14, [sp, #160]! @ 0xa0 │ │ │ │ │ @ instruction: 0x011762f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ @ instruction: 0x011c6fb8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r8, r8, r0, ror #31 │ │ │ │ │ + ldccc 12, cr14, [sp, #416]! @ 0x1a0 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, r8, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2443404,15 +2443176,15 @@ │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #19 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ @ instruction: 0x011c6fd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r8, [r8], #252 @ 0xfc │ │ │ │ │ + ldccc 12, cr14, [sp, #528]! @ 0x210 │ │ │ │ │ adcseq r8, r9, r8, lsr #23 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ tsteq r3, r0, ror #25 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ tsteq r4, r0, lsl #13 │ │ │ │ │ @@ -2443420,15 +2443192,15 @@ │ │ │ │ │ tsteq r4, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #19 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r0, ror #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, lsl r0 │ │ │ │ │ + ldccc 12, cr14, [sp, #656]! @ 0x290 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ tsteq r1, r0, lsr #4 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2443436,39 +2443208,39 @@ │ │ │ │ │ @ instruction: 0x01176c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r0, ror #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, asr #32 │ │ │ │ │ + ldccc 12, cr14, [sp, #816]! @ 0x330 │ │ │ │ │ @ instruction: 0x01176c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, asr #2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, rrx │ │ │ │ │ + ldccc 12, cr14, [sp, #976]! @ 0x3d0 │ │ │ │ │ @ instruction: 0x01176c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #20 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, lsl #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, lsr #1 │ │ │ │ │ + ldccc 13, cr14, [sp, #176]! @ 0xb0 │ │ │ │ │ @ instruction: 0x01176c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c7198 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi r9, r8, r0, ror #1 │ │ │ │ │ + ldccc 13, cr14, [sp, #416]! @ 0x1a0 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2443476,23 +2443248,23 @@ │ │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #21 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c7198 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r0, lsr #2 │ │ │ │ │ + ldccc 13, cr14, [sp, #672]! @ 0x2a0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, ror #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r0, ror #2 │ │ │ │ │ + ldccc 13, cr14, [sp, #928]! @ 0x3a0 │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @ instruction: 0x0111c3f8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2443500,31 +2443272,31 @@ │ │ │ │ │ @ instruction: 0x0117ebd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c71f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi r9, r8, ip, r1 │ │ │ │ │ + ldccc 14, cr14, [sp, #144]! @ 0x90 │ │ │ │ │ @ instruction: 0x0117ebd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #22 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, asr r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r9, [r8], #28 │ │ │ │ │ + ldccc 14, cr14, [sp, #400]! @ 0x190 │ │ │ │ │ adcseq r8, r9, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #23 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r8, lsl r2 │ │ │ │ │ + ldccc 14, cr14, [sp, #640]! @ 0x280 │ │ │ │ │ tsteq r7, r0, ror sp │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ tsteq r3, r8, lsl #4 │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ @@ -2443556,63 +2443328,63 @@ │ │ │ │ │ @ instruction: 0x0114cdd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #23 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r8, asr r2 │ │ │ │ │ + ldccc 14, cr14, [sp, #896]! @ 0x380 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #24 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ @ instruction: 0x011c7298 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi r9, r8, r8, r2 │ │ │ │ │ + ldccc 15, cr14, [sp, #128]! @ 0x80 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #24 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, lsr #5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r9, [r8], #36 @ 0x24 │ │ │ │ │ + ldccc 15, cr14, [sp, #368]! @ 0x170 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, lsl r3 │ │ │ │ │ + ldccc 15, cr14, [sp, #624]! @ 0x270 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #24 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi r9, r8, r0, lsr r3 │ │ │ │ │ + ldccc 15, cr14, [sp, #736]! @ 0x2e0 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #25 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r0, lsr #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ │ - sbcmi r9, r8, r0, asr r3 │ │ │ │ │ + ldccc 15, cr14, [sp, #864]! @ 0x360 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r0, lsr #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ │ - sbcmi r9, r8, r8, ror r3 │ │ │ │ │ + ldccc 0, cr15, [sp] │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r8, [fp, -r9] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ @@ -2443652,31 +2443424,31 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #26 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r8, asr #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011817b8 │ │ │ │ │ - sbcmi r9, r8, r0, lsr #7 │ │ │ │ │ + ldccc 0, cr15, [sp, #160]! @ 0xa0 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c74f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011817b8 │ │ │ │ │ - ldrdmi r9, [r8], #56 @ 0x38 │ │ │ │ │ + ldccc 0, cr15, [sp, #384]! @ 0x180 │ │ │ │ │ @ instruction: 0x01181db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #27 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ - sbcmi r9, r8, r4, lsl r4 │ │ │ │ │ + ldccc 0, cr15, [sp, #624]! @ 0x270 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq ip, [sl], #184 @ 0xb8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2443684,23 +2443456,23 @@ │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #27 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ │ - sbcmi r9, r8, r4, asr r4 │ │ │ │ │ + ldccc 0, cr15, [sp, #880]! @ 0x370 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #30 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, ror r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ │ - smullmi r9, r8, r4, r4 │ │ │ │ │ + ldccc 1, cr15, [sp, #112]! @ 0x70 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01542990 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ tsteq r2, r8, ror #8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ @@ -2443788,47 +2443560,47 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #31 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, lsl #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ - ldrdmi r9, [r8], #64 @ 0x40 │ │ │ │ │ + ldccc 1, cr15, [sp, #352]! @ 0x160 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c75b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ - sbcmi r9, r8, r0, lsl r5 │ │ │ │ │ + ldccc 1, cr15, [sp, #608]! @ 0x260 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, asr #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ - sbcmi r9, r8, ip, asr #10 │ │ │ │ │ + ldccc 1, cr15, [sp, #848]! @ 0x350 │ │ │ │ │ @ instruction: 0x0118a9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, asr #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0118aad0 │ │ │ │ │ - sbcmi r9, r8, ip, lsl #11 │ │ │ │ │ + ldccc 2, cr15, [sp, #80]! @ 0x50 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ ... │ │ │ │ │ - sbcseq r0, r5, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r4, r0, lsl #23 │ │ │ │ │ tsteq r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r5, r0, ror r3 │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2443846,43 +2443618,43 @@ │ │ │ │ │ adcseq fp, r7, r8, asr #6 │ │ │ │ │ cmpeq r0, r0, lsr sl │ │ │ │ │ tsteq r2, r0, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #1 │ │ │ │ │ @ instruction: 0x0112d098 │ │ │ │ │ - ldrheq sp, [r2, -r8] │ │ │ │ │ - eoreq r7, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r7, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x0112d090 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r0, lsl #9 │ │ │ │ │ + ldrhteq r5, [r0], r0 │ │ │ │ │ @ instruction: 0x011928d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #1 │ │ │ │ │ + tsteq r2, r0, asr #1 │ │ │ │ │ + andle r4, r0, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #1 │ │ │ │ │ - tsteq r2, r0, asr #1 │ │ │ │ │ - andle r4, r0, r0, asr #16 │ │ │ │ │ - tsteq r2, r8, ror #1 │ │ │ │ │ - andle r0, r0, pc, lsl #1 │ │ │ │ │ + ldrheq sp, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r2, -r0] │ │ │ │ │ + tsteq r2, r8, asr #1 │ │ │ │ │ + andle r0, r0, pc, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r2, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, -r0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ │ tsteq r2, r0, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r0, lsr fp │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2443992,33 +2443764,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112d2d0 │ │ │ │ │ - @ instruction: 0x0112d2f8 │ │ │ │ │ - eoreq r7, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #5 │ │ │ │ │ + @ instruction: 0x0112d2d0 │ │ │ │ │ + eoreq r7, r2, #0, 16 │ │ │ │ │ + tsteq r2, r0, lsl #6 │ │ │ │ │ + andle r4, r0, r4, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #6 │ │ │ │ │ - tsteq r2, r0, lsl #6 │ │ │ │ │ - andle r4, r0, r4, ror #17 │ │ │ │ │ - tsteq r2, r0, lsr #10 │ │ │ │ │ - andle r0, r0, r6, rrx │ │ │ │ │ + @ instruction: 0x0112d2f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ │ + tsteq r2, r8, lsl #6 │ │ │ │ │ + andle r0, r0, r6, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #24, 16 @ 0x180000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r2, r0, lsr #6 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2444140,19 +2443912,19 @@ │ │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsr #10 │ │ │ │ │ + tsteq r2, r0, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #0, 16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2444168,50 +2443940,50 @@ │ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112d590 │ │ │ │ │ - tsteq r2, r8, asr #11 │ │ │ │ │ - eoreq r7, r2, #48, 16 @ 0x300000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d598 │ │ │ │ │ + @ instruction: 0x0112d590 │ │ │ │ │ + eoreq r7, r2, #72, 16 @ 0x480000 │ │ │ │ │ + @ instruction: 0x0112d5d0 │ │ │ │ │ + andle r4, r4, r3, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d5b8 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r7, r0, ror #9 │ │ │ │ │ @ instruction: 0x011929f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #11 │ │ │ │ │ tsteq r2, r0, ror #11 │ │ │ │ │ - @ instruction: 0x0112d5d0 │ │ │ │ │ - andle r4, r4, r3, asr #21 │ │ │ │ │ - tsteq r2, r8, lsl #12 │ │ │ │ │ andle r0, r0, pc, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d5f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #72, 16 @ 0x480000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r6 │ │ │ │ │ @@ -2444224,49 +2443996,49 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #13 │ │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ │ - tsteq r2, r0, lsr #13 │ │ │ │ │ - eoreq r7, r2, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r7, r2, #144, 16 @ 0x900000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #13 │ │ │ │ │ + tsteq r2, r8, lsr #13 │ │ │ │ │ + andle r4, r0, r3, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112d6b0 │ │ │ │ │ - tsteq r2, r8, lsr #13 │ │ │ │ │ - andle r4, r0, r3, asr r9 │ │ │ │ │ - tsteq r2, r8, ror #13 │ │ │ │ │ - andle r0, r0, r1, asr #1 │ │ │ │ │ + tsteq r2, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #13 │ │ │ │ │ + @ instruction: 0x0112d6b0 │ │ │ │ │ + andle r0, r0, r1, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #168, 16 @ 0xa80000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d6d8 │ │ │ │ │ @ instruction: 0x0112d6d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r4, [sl], r0 │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112d6f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #14 │ │ │ │ │ addseq fp, ip, r0, asr #2 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2444284,27 +2444056,27 @@ │ │ │ │ │ tsteq r2, r0, asr #14 │ │ │ │ │ tsteq r2, r8, lsr #14 │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, lsl #15 │ │ │ │ │ tsteq r2, r0, lsl #15 │ │ │ │ │ - @ instruction: 0x0112da98 │ │ │ │ │ - eoreq r7, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r7, r2, #216, 16 @ 0xd80000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ tsteq r2, r0, ror r7 │ │ │ │ │ tsteq r2, r0, ror #14 │ │ │ │ │ tsteq r2, r8, ror r7 │ │ │ │ │ @ instruction: 0x011112d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, lsl #15 │ │ │ │ │ + tsteq r2, r8, lsr #21 │ │ │ │ │ + andle pc, r0, r3, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112d798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, ror fp │ │ │ │ │ @ instruction: 0x01192b90 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ @@ -2444366,15 +2444138,15 @@ │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ adceq r8, r9, r8, lsl lr │ │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ │ cmpeq r0, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112dab0 │ │ │ │ │ + @ instruction: 0x0112da98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq r8, r9, r8, lsl lr │ │ │ │ │ @ instruction: 0x0112d8b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, sp, r8, lsl #19 │ │ │ │ │ tsteq r9, r0, asr #23 │ │ │ │ │ tsteq r2, r0, lsr #17 │ │ │ │ │ @@ -2444493,30 +2444265,30 @@ │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, ror #9 │ │ │ │ │ @ instruction: 0x0112da90 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq r2, r8, lsr #21 │ │ │ │ │ - andle pc, r0, r3, lsr #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112dab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq r5, r0, r0, r9 │ │ │ │ │ - @ instruction: 0x0112dad0 │ │ │ │ │ + @ instruction: 0x0112dab0 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112dab8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112dad0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112dad8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ │ @ instruction: 0x0112daf0 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2444534,29 +2444306,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, fp, r0, ror r3 │ │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, ror fp │ │ │ │ │ + tsteq r2, r8, ror fp │ │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r2, r8, asr fp │ │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ │ tsteq r2, r0, ror #22 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - tsteq r2, r0, lsl #28 │ │ │ │ │ - eoreq r7, r2, #8, 18 @ 0x20000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror fp │ │ │ │ │ + tsteq r2, r0, ror fp │ │ │ │ │ + eoreq r7, r2, #32, 18 @ 0x80000 │ │ │ │ │ + tsteq r2, r8, lsl #28 │ │ │ │ │ + andle r8, r3, ip, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112ddf0 │ │ │ │ │ adcseq r0, r7, r8, asr #27 │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0112db90 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ @ instruction: 0x0112db98 │ │ │ │ │ @@ -2444569,15 +2444341,15 @@ │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0112dbd0 │ │ │ │ │ rscseq pc, sl, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ tsteq r2, r8, asr #23 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r2, r8, lsr #28 │ │ │ │ │ + adcseq r3, r2, r8, asr #28 │ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ │ @ instruction: 0x0112dbd8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r2, r0, ror #23 │ │ │ │ │ addeq r7, r0, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, sl, r8, lsr ip │ │ │ │ │ @@ -2444657,15 +2444429,15 @@ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r2, r8, lsl sp │ │ │ │ │ @ instruction: 0x0112dcf8 │ │ │ │ │ tsteq r2, r0, lsr sp │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r1, r2, r0, ror #5 │ │ │ │ │ + adcseq r0, r2, r0, lsl #19 │ │ │ │ │ tsteq r2, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r2, r0, asr #26 │ │ │ │ │ ldrdeq sl, [r0], #160 @ 0xa0 │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ rscseq pc, sl, r8, lsr #11 │ │ │ │ │ @@ -2444710,21 +2444482,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112ddd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112ddf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsl lr │ │ │ │ │ - tsteq r2, r8, lsl #28 │ │ │ │ │ - andle r8, r3, ip, ror #18 │ │ │ │ │ - @ instruction: 0x0112dfb0 │ │ │ │ │ - andle r0, r0, lr, asr r2 │ │ │ │ │ + tsteq r2, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ │ + tsteq r2, r0, lsl lr │ │ │ │ │ + andle r0, r0, lr, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #56, 18 @ 0xe0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112dbf0 │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ @@ -2444736,15 +2444508,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #32 @ │ │ │ │ │ + @ instruction: 0x0112dfb0 │ │ │ │ │ @ instruction: 0x0112ded8 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ tsteq r2, r8, asr #29 │ │ │ │ │ rscseq ip, sl, r8, lsr ip │ │ │ │ │ tsteq r2, r0, lsl #29 │ │ │ │ │ ldrdeq sl, [r0], #160 @ 0xa0 │ │ │ │ │ @ instruction: 0x0112deb8 │ │ │ │ │ @@ -2444819,16 +2444591,16 @@ │ │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ │ tsteq r2, r8, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ adcseq r3, r0, r8, ror r2 │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #32, 18 @ 0x80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #32 @ │ │ │ │ │ tsteq r2, r0, asr #31 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ tsteq r3, r0, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2444884,27 +2444656,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r8, asr #12 │ │ │ │ │ ldrdeq r9, [r2, #-81] @ 0xffffffaf │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ + sbceq lr, r0, r8 │ │ │ │ │ @ instruction: 0x012c20a1 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq r1, [r0], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r8, ror #23 │ │ │ │ │ + sbceq r8, r2, r8, lsr ip │ │ │ │ │ msreq (UNDEF: 59), r5 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ smlawbeq ip, r5, r3, r1 │ │ │ │ │ @@ -2445862,15 +2445634,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq fp, fp, r8, asr #31 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ ... │ │ │ │ │ - rsceq r0, r4, r0, lsl #23 │ │ │ │ │ + rsceq r8, r4, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ tsteq r2, r0, lsl r0 @ │ │ │ │ │ ldrheq sl, [r4], #32 │ │ │ │ │ tsteq r2, r8, lsl r0 @ │ │ │ │ │ ldrsbeq sl, [r4], #40 @ 0x28 │ │ │ │ │ tsteq r2, r0, lsr #32 @ │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ @@ -2445895,37 +2445667,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #1 @ │ │ │ │ │ @ instruction: 0x0112f098 │ │ │ │ │ - ldrheq pc, [r2, -r8] @ │ │ │ │ │ - eoreq r7, r2, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r7, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, lsr #1 @ │ │ │ │ │ + tsteq r2, r0, asr #1 @ │ │ │ │ │ + andle r4, lr, r6, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [r2, -r0] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrheq pc, [r2, -r8] @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsheq pc, [r2, -r8] @ │ │ │ │ │ ldrsbeq pc, [r2, -r8] @ │ │ │ │ │ - tsteq r2, r0, asr #1 @ │ │ │ │ │ - andle r4, lr, r6, lsr lr │ │ │ │ │ - @ instruction: 0x0112f1d0 │ │ │ │ │ andle r0, r0, sp, ror #15 │ │ │ │ │ ldrsbeq pc, [r2, -r0] @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq pc, [r2, -r8] @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #128, 18 @ 0x200000 │ │ │ │ │ tsteq r2, r8, ror #1 @ │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ ldrsheq pc, [r2, -r0] @ │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fdd00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2445941,15 +2445713,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112f1d8 │ │ │ │ │ + @ instruction: 0x0112f1d0 │ │ │ │ │ tsteq r2, r8, asr #2 @ │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ tsteq r2, r0, asr r1 @ │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ tsteq r2, r8, asr #3 @ │ │ │ │ │ @@ -2445978,26 +2445750,26 @@ │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ tsteq r2, r0, asr #3 @ │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r2, r0, ror #2 @ │ │ │ │ │ sbceq r9, r0, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112f1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112f690 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ @ instruction: 0x0112f1f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ │ - sbceq r9, r0, r8, ror #23 │ │ │ │ │ + sbceq r9, r0, r0, asr #23 │ │ │ │ │ tsteq r2, r8, lsl #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl r2 @ │ │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ │ tsteq r2, r8, lsl r2 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r2, r8, lsr r2 @ │ │ │ │ │ @@ -2446024,22 +2445796,22 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror r2 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r2, r0, lsl #13 @ │ │ │ │ │ @ instruction: 0x0112f298 │ │ │ │ │ tsteq r2, r8, lsl #5 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, lsr #16 │ │ │ │ │ + adcseq r4, r2, r8, asr #16 │ │ │ │ │ tsteq r2, r0, asr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq r2, r0, lsr #5 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r2, r8, lsr #5 @ │ │ │ │ │ - sbceq r9, r0, r8, ror #23 │ │ │ │ │ + sbceq r9, r0, r0, asr #23 │ │ │ │ │ @ instruction: 0x0112f5d0 │ │ │ │ │ @ instruction: 0x0112f2d0 │ │ │ │ │ @ instruction: 0x0112f2b8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ tsteq r2, r0, asr #5 @ │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2446291,49 +2446063,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112f6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #13 @ │ │ │ │ │ - tsteq r2, r0, ror #13 @ │ │ │ │ │ - eoreq r7, r2, #152, 18 @ 0x260000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #13 @ │ │ │ │ │ + tsteq r2, r0, asr #13 @ │ │ │ │ │ + eoreq r7, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + tsteq r2, r8, ror #13 @ │ │ │ │ │ + andle r5, lr, r4, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112f6d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112f6d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112f6f0 │ │ │ │ │ - tsteq r2, r8, ror #13 @ │ │ │ │ │ - andle r5, lr, r4, ror #12 │ │ │ │ │ - tsteq r2, r8, lsr r7 @ │ │ │ │ │ - andle r0, r0, sl, lsl #2 │ │ │ │ │ + tsteq r2, r0, ror #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112f6f8 │ │ │ │ │ + @ instruction: 0x0112f6f0 │ │ │ │ │ + andle r0, r0, sl, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsr #14 @ │ │ │ │ │ tsteq r3, r8, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r0, asr #14 @ │ │ │ │ │ + tsteq r2, r8, lsr r7 @ │ │ │ │ │ tsteq r2, r0, lsl r7 @ │ │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, asr #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2446395,47 +2446167,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror #15 @ │ │ │ │ │ tsteq r2, r8, asr #16 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r2, r0, lsr r8 @ │ │ │ │ │ tsteq r2, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, ror r8 @ │ │ │ │ │ tsteq r2, r0, ror r8 @ │ │ │ │ │ - tsteq r2, r0, lsr #17 @ │ │ │ │ │ - eoreq r7, r2, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r7, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r2, r8, ror #16 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsr #19 │ │ │ │ │ @ instruction: 0x01192e90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, ror r8 @ │ │ │ │ │ + tsteq r2, r8, lsr #17 @ │ │ │ │ │ + andle r5, lr, fp, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112f890 │ │ │ │ │ tsteq r2, r8, lsl #17 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01192ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112f898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r0, lsr #17 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0112fa90 │ │ │ │ │ @ instruction: 0x0112f8d0 │ │ │ │ │ - tsteq r2, r8, lsr #17 @ │ │ │ │ │ - andle r5, lr, fp, ror r7 │ │ │ │ │ - tsteq r2, r8, lsl #28 @ │ │ │ │ │ andle r0, r0, sl, lsl #2 │ │ │ │ │ @ instruction: 0x0112f8b8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r2, r0, asr #16 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r2, r8, asr #17 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0112f8b0 │ │ │ │ │ cmpeq r1, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112fa90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #16, 20 @ 0x10000 │ │ │ │ │ umlalseq ip, r1, r0, fp │ │ │ │ │ cmpeq r1, r0, ror #24 │ │ │ │ │ @ instruction: 0x0112f8f8 │ │ │ │ │ cmpeq r1, r0, ror #24 │ │ │ │ │ @ instruction: 0x0112f8f0 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2446710,15 +2446482,15 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl sp @ │ │ │ │ │ tsteq r2, r8, asr #26 @ │ │ │ │ │ @ instruction: 0x0112fcf0 │ │ │ │ │ tsteq r2, r0, asr #26 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r5, pc, r0, lsl r9 @ │ │ │ │ │ + adceq r5, pc, r8, asr #18 │ │ │ │ │ tsteq r2, r8, lsl sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror #25 @ │ │ │ │ │ tsteq r2, r0, ror #26 @ │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ @@ -2446729,15 +2446501,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr #24 @ │ │ │ │ │ tsteq r2, r8, lsl ip @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r2, r8, asr #28 @ │ │ │ │ │ + tsteq r2, r8, lsl #28 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r7, [r1, #-200] @ 0xffffff38 │ │ │ │ │ @ instruction: 0x0112fdb0 │ │ │ │ │ ldrsbeq r7, [r1, #-200] @ 0xffffff38 │ │ │ │ │ tsteq r2, r8, lsr #27 @ │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2446760,16 +2446532,16 @@ │ │ │ │ │ tsteq r2, r0, asr #27 @ │ │ │ │ │ @ instruction: 0x0112fdf8 │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ tsteq r3, r0, asr #32 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r2, r8, asr #28 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r2, r0, asr #28 @ │ │ │ │ │ tsteq r2, r0, lsl lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r2, r8, lsr lr @ │ │ │ │ │ @@ -2446793,35 +2446565,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112fe98 │ │ │ │ │ - tsteq r2, r8, asr #29 @ │ │ │ │ │ - eoreq r7, r2, #40, 20 @ 0x28000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, lsr #29 @ │ │ │ │ │ + @ instruction: 0x0112fe98 │ │ │ │ │ + eoreq r7, r2, #64, 20 @ 0x40000 │ │ │ │ │ + @ instruction: 0x0112fed0 │ │ │ │ │ + mulle lr, r2, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0112feb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, asr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0112fed8 │ │ │ │ │ - @ instruction: 0x0112fed0 │ │ │ │ │ - mulle lr, r2, r8 │ │ │ │ │ - tsteq r3, r8, lsl #1 │ │ │ │ │ - @ instruction: 0xd00001b8 │ │ │ │ │ + tsteq r2, r8, asr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r0, ror #29 @ │ │ │ │ │ + @ instruction: 0x0112fed8 │ │ │ │ │ + @ instruction: 0xd00001b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r2, r8, ror #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2446917,19 +2446689,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112fdf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112fdb8 │ │ │ │ │ @ instruction: 0x0112fd98 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #1 │ │ │ │ │ + tsteq r3, r8, lsl #1 │ │ │ │ │ adcseq r5, r1, r8, asr #25 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #64, 20 @ 0x40000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #1 │ │ │ │ │ @ instruction: 0x01130098 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [r3, -r8] │ │ │ │ │ ldrsbeq r0, [r3, -r8] │ │ │ │ │ @@ -2446995,41 +2446767,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ tsteq r3, r8, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r7, [ip], r8 @ │ │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #3 │ │ │ │ │ - @ instruction: 0x011301f0 │ │ │ │ │ - eoreq r7, r2, #112, 20 @ 0x70000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011301d0 │ │ │ │ │ + tsteq r3, r0, asr #3 │ │ │ │ │ + eoreq r7, r2, #136, 20 @ 0x88000 │ │ │ │ │ + @ instruction: 0x011301f8 │ │ │ │ │ + andle ip, r2, r3, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011301f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr r2 │ │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ │ - @ instruction: 0x011301f8 │ │ │ │ │ - andle ip, r2, r3, ror r8 │ │ │ │ │ - tsteq r3, r8, lsl r4 │ │ │ │ │ mulle r0, fp, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x0112f198 │ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e3f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r3, r8, lsl #4 │ │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2447147,17 +2446919,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #136, 20 @ 0x88000 │ │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r5, r8, lsl #27 │ │ │ │ │ tsteq r3, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2447167,49 +2446939,49 @@ │ │ │ │ │ adcseq r6, sl, r0, ror lr │ │ │ │ │ cmpeq r1, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror r4 │ │ │ │ │ - tsteq r3, r8, lsr #9 │ │ │ │ │ - eoreq r7, r2, #184, 20 @ 0xb8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r4 │ │ │ │ │ + tsteq r3, r0, ror r4 │ │ │ │ │ + eoreq r7, r2, #208, 20 @ 0xd0000 │ │ │ │ │ + @ instruction: 0x011304b0 │ │ │ │ │ + andle sp, r2, r3, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130498 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01130490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0113a6d8 │ │ │ │ │ @ instruction: 0x01192fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011304d0 │ │ │ │ │ tsteq r3, r8, asr #9 │ │ │ │ │ - @ instruction: 0x011304b0 │ │ │ │ │ - andle sp, r2, r3, lsl r5 │ │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ │ andle r0, r0, pc, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011304d0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011304d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #208, 20 @ 0xd0000 │ │ │ │ │ @ instruction: 0x011303b0 │ │ │ │ │ @ instruction: 0x0112ead0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #10 │ │ │ │ │ tsteq r3, r0, ror #11 │ │ │ │ │ @@ -2447238,80 +2447010,80 @@ │ │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r3, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r0, ror pc @ │ │ │ │ │ + adceq r6, pc, r0, asr #30 │ │ │ │ │ @ instruction: 0x01194098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #11 │ │ │ │ │ + @ instruction: 0x011305f0 │ │ │ │ │ @ instruction: 0x01130598 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r5, r8, lsl r6 │ │ │ │ │ tsteq r3, r0, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ - tsteq r3, r0, lsr r6 │ │ │ │ │ - eoreq r7, r2, #0, 22 │ │ │ │ │ + tsteq r3, r8, ror #11 │ │ │ │ │ + eoreq r7, r2, #24, 22 @ 0x6000 │ │ │ │ │ tsteq r3, r8, lsr #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sp, r0, ror #27 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ @ instruction: 0x011305b8 │ │ │ │ │ cmpeq r0, r8, ror #12 │ │ │ │ │ tsteq r3, r8, asr #11 │ │ │ │ │ tsteq r3, r0, lsr #11 │ │ │ │ │ tsteq r2, r8, asr #17 │ │ │ │ │ tsteq r3, r0, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011305d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011305f0 │ │ │ │ │ + tsteq r3, r8, lsr r6 │ │ │ │ │ + andle sl, lr, r2, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011305f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ │ + tsteq r3, r0, lsr r6 │ │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #19 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - tsteq r3, r8, lsr r6 │ │ │ │ │ - andle sl, lr, r2, lsr #24 │ │ │ │ │ - tsteq r3, r0, lsl #13 │ │ │ │ │ - andle r0, r0, r2, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ │ + tsteq r3, r0, asr #12 │ │ │ │ │ + andle r0, r0, r2, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #48, 22 @ 0xc000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r4, r2, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01130698 │ │ │ │ │ + tsteq r3, r0, lsl #13 │ │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011992b8 │ │ │ │ │ @ instruction: 0x011941b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #24, 22 @ 0x6000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01130698 │ │ │ │ │ tsteq r3, r0, lsr #4 │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0112e3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2447457,19 +2447229,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #17 │ │ │ │ │ tsteq r3, r0, ror #17 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ tsteq r3, r8, asr #17 │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011308f8 │ │ │ │ │ - tsteq r3, r8, ror #18 │ │ │ │ │ - eoreq r7, r2, #72, 22 @ 0x12000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #18 │ │ │ │ │ + @ instruction: 0x011308f8 │ │ │ │ │ + eoreq r7, r2, #96, 22 @ 0x18000 │ │ │ │ │ + tsteq r3, r0, ror r9 │ │ │ │ │ + andsle r4, r0, r2, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2447477,55 +2447249,55 @@ │ │ │ │ │ tsteq r3, r8, lsr #18 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r3, r0, lsr r9 │ │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r9 │ │ │ │ │ + tsteq r3, r8, ror #18 │ │ │ │ │ tsteq r3, r8, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, pc, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ tsteq r3, r8, asr r9 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ tsteq r3, r0, ror #18 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ - tsteq r3, r0, ror r9 │ │ │ │ │ - andsle r4, r0, r2, lsl #27 │ │ │ │ │ - @ instruction: 0x011309d8 │ │ │ │ │ - mulle r0, r8, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ + tsteq r3, r8, ror r9 │ │ │ │ │ + mulle r0, r8, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130998 │ │ │ │ │ tsteq r2, r0, lsl #11 @ │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011309b0 │ │ │ │ │ tsteq r3, r8, lsl #19 │ │ │ │ │ tsteq r4, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #19 │ │ │ │ │ + @ instruction: 0x011309d8 │ │ │ │ │ tsteq r3, r8, asr r7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116d998 │ │ │ │ │ @ instruction: 0x011308d8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #96, 22 @ 0x18000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011309f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2447535,48 +2447307,48 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #20 │ │ │ │ │ tsteq r3, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r5, r0, ror r5 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #20 │ │ │ │ │ + tsteq r3, r0, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - tsteq r3, r8, ror #20 │ │ │ │ │ - eoreq r7, r2, #144, 22 @ 0x24000 │ │ │ │ │ + tsteq r3, r8, asr #20 │ │ │ │ │ + eoreq r7, r2, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, lsl #1 │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr sl │ │ │ │ │ + tsteq r3, r0, ror sl │ │ │ │ │ + andle r4, r0, r6, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror sl │ │ │ │ │ - tsteq r3, r0, ror sl │ │ │ │ │ - andle r4, r0, r6, lsl #25 │ │ │ │ │ - tsteq r3, r0, lsr #21 │ │ │ │ │ - andle r2, r0, r5 │ │ │ │ │ + tsteq r3, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ │ + tsteq r3, r8, ror sl │ │ │ │ │ + andle r2, r0, r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130a98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #168, 22 @ 0x2a000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ │ @ instruction: 0x01130af8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x01130ab0 │ │ │ │ │ ldrheq r7, [r1, #-232] @ 0xffffff18 │ │ │ │ │ @ instruction: 0x01130ab8 │ │ │ │ │ @ instruction: 0x01517e90 │ │ │ │ │ @@ -2447629,55 +2447401,55 @@ │ │ │ │ │ tsteq r3, r0, ror #22 │ │ │ │ │ @ instruction: 0x01130090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x01130bb8 │ │ │ │ │ - tsteq r3, r8, ror #23 │ │ │ │ │ - eoreq r7, r2, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r7, r2, #240, 22 @ 0x3c000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #23 │ │ │ │ │ + @ instruction: 0x01130bf0 │ │ │ │ │ + ldrdle lr, [r2], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl ip │ │ │ │ │ + tsteq r3, r8, ror #23 │ │ │ │ │ tsteq r3, r0, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, sp, r0, lsl r7 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ - @ instruction: 0x01130bf0 │ │ │ │ │ - ldrdle lr, [r2], -r1 │ │ │ │ │ - tsteq r3, r8, lsr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #24 │ │ │ │ │ + tsteq r3, r8, lsl ip │ │ │ │ │ andle r0, r0, r6, lsl #7 │ │ │ │ │ tsteq r3, r0, lsl #24 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01130bf8 │ │ │ │ │ cmpeq r1, r0, asr sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #24 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #240, 22 @ 0x3c000 │ │ │ │ │ adceq r5, sp, r8, lsl r7 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2447691,31 +2447463,31 @@ │ │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ │ tsteq r4, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #4 │ │ │ │ │ adcseq r8, lr, r0, ror #6 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #25 │ │ │ │ │ - tsteq r3, r0, asr #25 │ │ │ │ │ - eoreq r7, r2, #32, 24 @ 0x2000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #25 │ │ │ │ │ + tsteq r3, r0, lsr #25 │ │ │ │ │ + eoreq r7, r2, #56, 24 @ 0x3800 │ │ │ │ │ + tsteq r3, r8, asr #25 │ │ │ │ │ + mulle r2, r3, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01130cd0 │ │ │ │ │ - tsteq r3, r8, asr #25 │ │ │ │ │ - mulle r2, r3, pc @ │ │ │ │ │ - tsteq r3, r0, lsr sp │ │ │ │ │ - andle r0, r0, r7, ror #2 │ │ │ │ │ + tsteq r3, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130cd8 │ │ │ │ │ + @ instruction: 0x01130cd0 │ │ │ │ │ + andle r0, r0, r7, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2447723,23 +2447495,23 @@ │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ @ instruction: 0x01130cf0 │ │ │ │ │ tsteq r3, r8, lsl #26 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr sp │ │ │ │ │ + tsteq r3, r0, lsr sp │ │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ ldrsbteq lr, [sp], r8 │ │ │ │ │ @ instruction: 0x01194398 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #56, 24 @ 0x3800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ │ tsteq r3, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r8, r0, lsl r8 │ │ │ │ │ tsteq r9, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2447747,15 +2447519,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #27 │ │ │ │ │ + @ instruction: 0x01130dd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #12 │ │ │ │ │ tsteq r3, r8, lsl #27 │ │ │ │ │ ldrdeq pc, [pc, -r8]! │ │ │ │ │ @ instruction: 0x01130d90 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ @ instruction: 0x01130d98 │ │ │ │ │ @@ -2447764,42 +2447536,42 @@ │ │ │ │ │ rscseq r9, r9, r8, lsl r9 │ │ │ │ │ tsteq r3, r8, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ @ instruction: 0x01403698 │ │ │ │ │ - @ instruction: 0x01130df8 │ │ │ │ │ - eoreq r7, r2, #104, 24 @ 0x6800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01130dd8 │ │ │ │ │ + tsteq r3, r0, asr #27 │ │ │ │ │ + eoreq r7, r2, #128, 24 @ 0x8000 │ │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ │ + andle r4, r0, r5, lsr sl │ │ │ │ │ @ instruction: 0x01130dd0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, ip, r0, lsr #31 │ │ │ │ │ tsteq r3, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01130df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01130df8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr #28 │ │ │ │ │ tsteq r3, r0, lsr #28 │ │ │ │ │ - tsteq r3, r0, lsl #28 │ │ │ │ │ - andle r4, r0, r5, lsr sl │ │ │ │ │ - tsteq r3, r0, rrx │ │ │ │ │ @ instruction: 0xd00005b3 │ │ │ │ │ tsteq r3, r0, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, pc, r8, asr #17 │ │ │ │ │ @ instruction: 0x011944d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #32 │ │ │ │ │ tsteq r3, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, pc, r0, asr #19 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ @ instruction: 0x0112f1f8 │ │ │ │ │ @@ -2448273,15 +2448045,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq pc, r8, r0, asr r8 @ │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, ror r1 │ │ │ │ │ + sbceq r3, r2, r8, ror #3 │ │ │ │ │ rscseq r5, r9, sp, ror #27 │ │ │ │ │ @ instruction: 0x01131398 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2448459,15 +2448231,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r0, r0, asr #12 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r9, r7, r0, lsl #25 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r8, asr #22 │ │ │ │ │ + adcseq r8, pc, r8, asr sl @ │ │ │ │ │ ldrsheq r5, [r0, #-17] @ 0xffffffef │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2448952,21 +2448724,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, rrx │ │ │ │ │ + tsteq r3, r0, rrx │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011946b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #128, 24 @ 0x8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2448974,36 +2448746,36 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01132098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r2, [r3, -r0] │ │ │ │ │ - tsteq r3, r8, ror #1 │ │ │ │ │ - eoreq r7, r2, #176, 24 @ 0xb000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [r3, -r8] │ │ │ │ │ + ldrheq r2, [r3, -r0] │ │ │ │ │ + eoreq r7, r2, #200, 24 @ 0xc800 │ │ │ │ │ + ldrsheq r2, [r3, -r8] │ │ │ │ │ + ldrdle sp, [r2], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r2, [r3, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01132198 │ │ │ │ │ + tsteq r3, r8, ror #1 │ │ │ │ │ tsteq r3, r0, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r1, [lr], r0 │ │ │ │ │ @ instruction: 0x011946f8 │ │ │ │ │ - ldrsheq r2, [r3, -r8] │ │ │ │ │ - ldrdle sp, [r2], -fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - tsteq r3, r8, asr #3 │ │ │ │ │ + @ instruction: 0x01132198 │ │ │ │ │ andle r0, r0, ip, asr #32 │ │ │ │ │ tsteq r3, r8, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ tsteq r3, r8, lsl r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -2449035,28 +2448807,28 @@ │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ tsteq r3, r8, lsl #3 │ │ │ │ │ sbceq pc, r0, r0, lsr #27 │ │ │ │ │ @ instruction: 0x01132190 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r1], #240 @ 0xf0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011321b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011321d0 │ │ │ │ │ + tsteq r3, r8, asr #3 │ │ │ │ │ tsteq r2, r8, ror sp │ │ │ │ │ tsteq r6, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #200, 24 @ 0xc800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011321d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011321d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011321f8 │ │ │ │ │ @ instruction: 0x011321f0 │ │ │ │ │ @@ -2449078,19 +2448850,19 @@ │ │ │ │ │ adcseq ip, r1, r0, asr #27 │ │ │ │ │ @ instruction: 0x01111b98 │ │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr r2 │ │ │ │ │ - tsteq r3, r8, asr #5 │ │ │ │ │ - eoreq r7, r2, #248, 24 @ 0xf800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #5 │ │ │ │ │ + tsteq r3, r0, asr r2 │ │ │ │ │ + eoreq r7, r2, #16, 26 @ 0x400 │ │ │ │ │ + @ instruction: 0x011322d0 │ │ │ │ │ + andle lr, r2, lr, ror r0 │ │ │ │ │ adcseq r5, r1, r0, lsl #24 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2449110,77 +2448882,77 @@ │ │ │ │ │ @ instruction: 0x011322b0 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011322d8 │ │ │ │ │ - @ instruction: 0x011322d0 │ │ │ │ │ - andle lr, r2, lr, ror r0 │ │ │ │ │ - tsteq r3, r0, lsl r3 │ │ │ │ │ - andle r0, r0, r1, lsr #1 │ │ │ │ │ + tsteq r3, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #5 │ │ │ │ │ + @ instruction: 0x011322d8 │ │ │ │ │ + andle r0, r0, r1, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011322f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl r3 │ │ │ │ │ + tsteq r3, r0, lsl r3 │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #16, 26 @ 0x400 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror r3 │ │ │ │ │ + tsteq r3, r8, ror r3 │ │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - tsteq r3, r8, lsr #7 │ │ │ │ │ - eoreq r7, r2, #64, 26 @ 0x1000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r3 │ │ │ │ │ + tsteq r3, r0, ror r3 │ │ │ │ │ + eoreq r7, r2, #88, 26 @ 0x1600 │ │ │ │ │ + @ instruction: 0x011323b0 │ │ │ │ │ + andle r5, r2, pc, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011323b8 │ │ │ │ │ + tsteq r3, r8, lsr #7 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ @ instruction: 0x011335b8 │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ - @ instruction: 0x011323b0 │ │ │ │ │ - andle r5, r2, pc, ror #8 │ │ │ │ │ - tsteq r3, r0, lsr #8 │ │ │ │ │ - strdle r0, [r0], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011323d8 │ │ │ │ │ + @ instruction: 0x011323b8 │ │ │ │ │ + strdle r0, [r0], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r3, r8, asr #7 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ @ instruction: 0x011323d0 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2449196,17 +2448968,17 @@ │ │ │ │ │ tsteq r3, r8, lsl #8 │ │ │ │ │ strdeq r5, [r0], r0 │ │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2449220,69 +2448992,69 @@ │ │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r2, ip, r8, ror r4 │ │ │ │ │ tsteq r2, r8, asr #9 │ │ │ │ │ adcseq r3, sp, r8, ror #7 │ │ │ │ │ @ instruction: 0x011948d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #9 │ │ │ │ │ - tsteq r3, r8, lsr #9 │ │ │ │ │ - eoreq r7, r2, #136, 26 @ 0x2200 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01132490 │ │ │ │ │ + tsteq r3, r8, lsl #9 │ │ │ │ │ + eoreq r7, r2, #160, 26 @ 0x2800 │ │ │ │ │ + @ instruction: 0x011324b0 │ │ │ │ │ + andle r5, r2, r5, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01132498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011324b8 │ │ │ │ │ - @ instruction: 0x011324b0 │ │ │ │ │ - andle r5, r2, r5, ror #16 │ │ │ │ │ - @ instruction: 0x011324d8 │ │ │ │ │ - andle r0, r0, ip, ror r0 │ │ │ │ │ + tsteq r3, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #9 │ │ │ │ │ + @ instruction: 0x011324b8 │ │ │ │ │ + andle r0, r0, ip, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011324d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011324d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011324f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011324f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #10 │ │ │ │ │ tsteq r3, r0, asr r5 │ │ │ │ │ - tsteq r3, r0, lsr #11 │ │ │ │ │ - eoreq r7, r2, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r7, r2, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ │ ldrdeq pc, [pc, -r8]! │ │ │ │ │ tsteq r3, r8, lsr #10 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r3, r8, lsr r5 │ │ │ │ │ rscseq r9, r9, r8, lsl r9 │ │ │ │ │ tsteq r3, r0, asr #10 │ │ │ │ │ ldrshteq r9, [r9], #128 @ 0x80 │ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #10 │ │ │ │ │ + tsteq r3, r8, lsr #11 │ │ │ │ │ + @ instruction: 0xd002dfb2 │ │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, ip, r0, asr pc │ │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01132590 │ │ │ │ │ tsteq r3, r8, lsl #11 │ │ │ │ │ @@ -2449292,139 +2449064,139 @@ │ │ │ │ │ adceq r7, ip, r8, asr sl │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011948f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01132598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #11 │ │ │ │ │ tsteq r3, r0, asr #11 │ │ │ │ │ - tsteq r3, r8, lsr #11 │ │ │ │ │ - @ instruction: 0xd002dfb2 │ │ │ │ │ - tsteq r3, r8, ror #11 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ @ instruction: 0x011325b8 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ adcseq fp, r8, r0, ror #30 │ │ │ │ │ sbceq r1, r3, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011325d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011325d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011325f0 │ │ │ │ │ + tsteq r3, r8, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #232, 26 @ 0x3a00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011325f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011325f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r6 │ │ │ │ │ - tsteq r3, r0, ror #12 │ │ │ │ │ - eoreq r7, r2, #24, 28 @ 0x180 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r6 │ │ │ │ │ + tsteq r3, r0, lsr r6 │ │ │ │ │ + eoreq r7, r2, #48, 28 @ 0x300 │ │ │ │ │ + tsteq r3, r8, ror #12 │ │ │ │ │ + andle sp, r2, r4, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #13 │ │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - tsteq r3, r8, ror #12 │ │ │ │ │ - andle sp, r2, r4, ror #26 │ │ │ │ │ - tsteq r3, r0, asr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #13 │ │ │ │ │ + tsteq r3, r0, lsl #13 │ │ │ │ │ andle r0, r0, r0, lsl #1 │ │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, ror #31 │ │ │ │ │ tsteq r9, r0, asr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsl #31 │ │ │ │ │ tsteq r3, r0, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011326b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011326d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011326f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011326f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #14 │ │ │ │ │ tsteq r3, r8, lsl r7 │ │ │ │ │ - tsteq r3, r8, asr r7 │ │ │ │ │ - eoreq r7, r2, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r7, r2, #120, 28 @ 0x780 │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #14 │ │ │ │ │ + tsteq r3, r0, ror #14 │ │ │ │ │ + andle sp, r2, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ │ tsteq r3, r0, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r2, ip, r8, lsl sp │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #14 │ │ │ │ │ + tsteq r3, r8, asr r7 │ │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r2, pc, r0, lsl #31 │ │ │ │ │ tsteq r2, r8, lsl #10 │ │ │ │ │ - tsteq r3, r0, ror #14 │ │ │ │ │ - andle sp, r2, r8, lsr #26 │ │ │ │ │ - tsteq r3, r8, lsl #15 │ │ │ │ │ - andle r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ + tsteq r3, r8, ror #14 │ │ │ │ │ + andle r0, r0, fp, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01132790 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01132798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #15 │ │ │ │ │ @ instruction: 0x011327b0 │ │ │ │ │ @@ -2449452,33 +2449224,33 @@ │ │ │ │ │ tsteq r3, r8, lsl #16 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x011325b0 │ │ │ │ │ tsteq r3, r8, asr #15 │ │ │ │ │ adcseq r6, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #16 │ │ │ │ │ - tsteq r3, r0, ror #16 │ │ │ │ │ - eoreq r7, r2, #168, 28 @ 0xa80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ │ + tsteq r3, r8, lsr #16 │ │ │ │ │ + eoreq r7, r2, #192, 28 @ 0xc00 │ │ │ │ │ + tsteq r3, r8, ror #30 │ │ │ │ │ + andle r5, r2, r6, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #31 │ │ │ │ │ + tsteq r3, r0, ror #16 │ │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ - tsteq r3, r8, ror #30 │ │ │ │ │ - andle r5, r2, r6, ror #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01132fd8 │ │ │ │ │ tsteq r3, r0, ror r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ sbceq lr, r0, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r1, r8, asr #12 │ │ │ │ │ tsteq r3, r8, lsl #27 │ │ │ │ │ @@ -2449919,30 +2449691,30 @@ │ │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl pc │ │ │ │ │ umlalseq r5, r1, r8, sp │ │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #29 │ │ │ │ │ - tsteq r3, r8 │ │ │ │ │ + tsteq r3, r0, lsr #31 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ tsteq r3, r8, ror pc │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r3, r0, lsl #31 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ @ instruction: 0x01132f90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ @ instruction: 0x01132f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01132fd8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #216, 28 @ 0xd80 │ │ │ │ │ @ instruction: 0x01132fb0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r1, [r5], r8 │ │ │ │ │ tsteq r3, r8, lsl #31 │ │ │ │ │ tsteq r3, r0, asr #31 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ @@ -2449952,39 +2449724,39 @@ │ │ │ │ │ adcseq r2, r2, r0, lsr pc │ │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl r0 │ │ │ │ │ + tsteq r3, r8 │ │ │ │ │ @ instruction: 0x01132ff8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #11 │ │ │ │ │ adcseq r8, ip, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #192, 28 @ 0xc00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #32 │ │ │ │ │ - tsteq r3, r8, lsl #2 │ │ │ │ │ - eoreq r7, r2, #240, 28 @ 0xf00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r0 │ │ │ │ │ + tsteq r3, r8, asr #32 │ │ │ │ │ + eoreq r7, r2, #8, 30 │ │ │ │ │ + tsteq r3, r0, lsl r1 │ │ │ │ │ + mulle r4, r7, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #1 │ │ │ │ │ tsteq r3, r0, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ │ adcseq fp, r8, r0, lsl #12 │ │ │ │ │ @@ -2450018,42 +2449790,42 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r3, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl r1 │ │ │ │ │ + tsteq r3, r8, lsl #2 │ │ │ │ │ tsteq r3, r0, lsl #2 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #11 │ │ │ │ │ - tsteq r3, r0, lsl r1 │ │ │ │ │ - mulle r4, r7, fp │ │ │ │ │ - tsteq r3, r8, asr #2 │ │ │ │ │ - andle r0, r0, fp, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #2 │ │ │ │ │ + tsteq r3, r8, lsl r1 │ │ │ │ │ + andle r0, r0, fp, lsr #24 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr r1 │ │ │ │ │ + tsteq r3, r8, asr #2 │ │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #8, 30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #2 │ │ │ │ │ - adceq fp, sp, r8, ror #30 │ │ │ │ │ + adceq fp, sp, r8, ror pc │ │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01133190 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ │ @@ -2450062,41 +2449834,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01133198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011331d0 │ │ │ │ │ @ instruction: 0x011331b8 │ │ │ │ │ - tsteq r3, r8, ror #3 │ │ │ │ │ - eoreq r7, r2, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r7, r2, #80, 30 @ 0x140 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011331d0 │ │ │ │ │ + @ instruction: 0x011331f0 │ │ │ │ │ + strdle r4, [r0], -r5 │ │ │ │ │ tsteq r3, r8, asr #3 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011331d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl r2 │ │ │ │ │ tsteq r3, r8, lsl #4 │ │ │ │ │ - @ instruction: 0x011331f0 │ │ │ │ │ - strdle r4, [r0], -r5 │ │ │ │ │ - tsteq r3, r8, lsl #5 │ │ │ │ │ andle r0, r0, ip, asr #12 │ │ │ │ │ tsteq r3, r0, lsl #4 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, ror #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #104, 30 @ 0x1a0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #4 │ │ │ │ │ tsteq r3, r8, lsr #4 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2450106,29 +2449878,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01133290 │ │ │ │ │ + tsteq r3, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - adcseq sp, r4, r8, ror r1 │ │ │ │ │ + adcseq sp, r4, r8, asr r1 │ │ │ │ │ @ instruction: 0x01111df0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr r2 │ │ │ │ │ tsteq r3, r8, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, sp, r8, lsl #19 │ │ │ │ │ @ instruction: 0x01194dd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #80, 30 @ 0x140 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01133290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011332b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, ror r7 │ │ │ │ │ @@ -2450144,49 +2449916,49 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl r3 │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ - tsteq r3, r8, lsr r3 │ │ │ │ │ - eoreq r7, r2, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r7, r2, #152, 30 @ 0x260 │ │ │ │ │ tsteq r3, r0, lsl #6 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl r3 │ │ │ │ │ + tsteq r3, r0, asr #6 │ │ │ │ │ + andle r5, r0, r6, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #6 │ │ │ │ │ - tsteq r3, r0, asr #6 │ │ │ │ │ - andle r5, r0, r6, lsl #13 │ │ │ │ │ - tsteq r3, r0, ror r3 │ │ │ │ │ - @ instruction: 0xd00012b8 │ │ │ │ │ + tsteq r3, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ │ + tsteq r3, r8, asr #6 │ │ │ │ │ + @ instruction: 0xd00012b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01133390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2450194,65 +2449966,65 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011333b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #8 │ │ │ │ │ + tsteq r3, r8, lsl #8 │ │ │ │ │ adcseq pc, r6, r0, lsl #13 │ │ │ │ │ hvceq 1456 @ 0x5b0 │ │ │ │ │ tsteq r3, r8, asr #7 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ @ instruction: 0x011333d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r0, r8, rrx │ │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ │ - tsteq r3, r8, lsr r4 │ │ │ │ │ - eoreq r7, r2, #200, 30 @ 0x320 │ │ │ │ │ + tsteq r3, r0, lsl #8 │ │ │ │ │ + eoreq r7, r2, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x011333f0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r5, r8 │ │ │ │ │ tsteq r3, r0, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #8 │ │ │ │ │ + tsteq r3, r0, asr #8 │ │ │ │ │ + ldrdle r5, [r2], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r4 │ │ │ │ │ tsteq r3, r0, lsr #8 │ │ │ │ │ adcseq lr, r3, r0, lsr #12 │ │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr r4 │ │ │ │ │ tsteq r3, r0, asr r4 │ │ │ │ │ - tsteq r3, r0, asr #8 │ │ │ │ │ - ldrdle r5, [r2], -r3 │ │ │ │ │ - tsteq r3, r8, ror r4 │ │ │ │ │ andle r0, r0, fp, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r2, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x01133490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq lr, r8, r0, asr #27 │ │ │ │ │ @ instruction: 0x01194e90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2450278,47 +2450050,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011334f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #10 │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ - tsteq r3, r0, asr #10 │ │ │ │ │ - eoreq r8, r2, #32 │ │ │ │ │ + eoreq r8, r2, #56 @ 0x38 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #10 │ │ │ │ │ + tsteq r3, r8, asr #10 │ │ │ │ │ + andle r9, r2, r1, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #10 │ │ │ │ │ tsteq r3, r8, asr r5 │ │ │ │ │ - tsteq r3, r8, asr #10 │ │ │ │ │ - andle r9, r2, r1, lsr #32 │ │ │ │ │ - tsteq r3, r0, lsl #11 │ │ │ │ │ andle r0, r0, r2, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #11 │ │ │ │ │ @ instruction: 0x01133598 │ │ │ │ │ @ instruction: 0x010f2198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2450332,68 +2450104,68 @@ │ │ │ │ │ adcseq lr, r4, r0, ror #28 │ │ │ │ │ @ instruction: 0x01133590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011335d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011335d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #12 │ │ │ │ │ tsteq r3, r0, lsl #12 │ │ │ │ │ - tsteq r3, r8, lsr r6 │ │ │ │ │ - eoreq r8, r2, #104 @ 0x68 │ │ │ │ │ + eoreq r8, r2, #128 @ 0x80 │ │ │ │ │ @ instruction: 0x011335f0 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ @ instruction: 0x011335f8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #12 │ │ │ │ │ + tsteq r3, r0, asr #12 │ │ │ │ │ + strdle r4, [r0], -r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq r7, [ip], r0 @ │ │ │ │ │ tsteq r3, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #12 │ │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ │ - strdle r4, [r0], -r6 │ │ │ │ │ - tsteq r3, r8, lsr #13 │ │ │ │ │ - andle r0, r0, fp, asr #12 │ │ │ │ │ + tsteq r3, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ │ + tsteq r3, r8, asr #12 │ │ │ │ │ + andle r0, r0, fp, asr #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #13 │ │ │ │ │ tsteq r3, r0, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, ip, r8, asr #7 │ │ │ │ │ + adceq r5, ip, r8, lsr #7 │ │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ @ instruction: 0x01133690 │ │ │ │ │ tsteq r3, r0, lsl #13 │ │ │ │ │ @ instruction: 0x01133698 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011336b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #128 @ 0x80 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #13 │ │ │ │ │ @@ -2450408,49 +2450180,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr #14 │ │ │ │ │ tsteq r3, r0, lsr #14 │ │ │ │ │ - tsteq r3, r8, asr r7 │ │ │ │ │ - eoreq r8, r2, #176 @ 0xb0 │ │ │ │ │ + eoreq r8, r2, #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #14 │ │ │ │ │ + tsteq r3, r0, ror #14 │ │ │ │ │ + andle r5, r0, r7, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ │ tsteq r3, r8, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #14 │ │ │ │ │ - tsteq r3, r0, ror #14 │ │ │ │ │ - andle r5, r0, r7, lsl #13 │ │ │ │ │ - @ instruction: 0x01133790 │ │ │ │ │ - @ instruction: 0xd00012b7 │ │ │ │ │ + tsteq r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ + tsteq r3, r8, ror #14 │ │ │ │ │ + @ instruction: 0xd00012b7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01133798 │ │ │ │ │ + @ instruction: 0x01133790 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r0, lsl #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #200 @ 0xc8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01133798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ │ @ instruction: 0x011337b8 │ │ │ │ │ @@ -2450504,19 +2450276,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01133898 │ │ │ │ │ tsteq r3, r8, lsl #17 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq fp, r8, r0, lsr #6 │ │ │ │ │ - sbceq r1, r3, r0, ror #29 │ │ │ │ │ + sbceq r1, r3, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #18 │ │ │ │ │ + tsteq r3, r0, asr #18 │ │ │ │ │ tsteq r3, r8, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ │ @ instruction: 0x011338b8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r5, r8, ror fp │ │ │ │ │ @@ -2450539,36 +2450311,36 @@ │ │ │ │ │ sbceq r1, r1, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq r3, r8, asr r9 │ │ │ │ │ - eoreq r8, r2, #248 @ 0xf8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #18 │ │ │ │ │ + tsteq r3, r0, lsr #18 │ │ │ │ │ + eoreq r8, r2, #16, 2 │ │ │ │ │ + tsteq r3, r0, ror #18 │ │ │ │ │ + andle pc, r5, pc, asr #6 │ │ │ │ │ tsteq r3, r0, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r0, lsr #6 │ │ │ │ │ @ instruction: 0x0119c1b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #18 │ │ │ │ │ - tsteq r3, r0, ror #18 │ │ │ │ │ - andle pc, r5, pc, asr #6 │ │ │ │ │ - tsteq r3, r0, asr #19 │ │ │ │ │ - strdle r0, [r0], -r2 │ │ │ │ │ + tsteq r3, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ │ + tsteq r3, r8, ror #18 │ │ │ │ │ + strdle r0, [r0], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #40, 2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011339b8 │ │ │ │ │ @ instruction: 0x01133990 │ │ │ │ │ @@ -2450580,17 +2450352,17 @@ │ │ │ │ │ tsteq r3, r8, lsr #19 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011339d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr sl │ │ │ │ │ tsteq r3, r0, lsl #20 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ @ instruction: 0x011339f8 │ │ │ │ │ @@ -2450618,55 +2450390,55 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror sl │ │ │ │ │ + tsteq r3, r8, ror sl │ │ │ │ │ tsteq r3, r0, ror #20 │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ │ tsteq r2, r8, lsr #12 │ │ │ │ │ - @ instruction: 0x01133a90 │ │ │ │ │ - eoreq r8, r2, #64, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror sl │ │ │ │ │ + tsteq r3, r0, ror sl │ │ │ │ │ + eoreq r8, r2, #88, 2 │ │ │ │ │ + @ instruction: 0x01133a98 │ │ │ │ │ + andle pc, r5, sl, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #21 │ │ │ │ │ - @ instruction: 0x01133a98 │ │ │ │ │ - andle pc, r5, sl, asr #10 │ │ │ │ │ - @ instruction: 0x01133af0 │ │ │ │ │ - andle r0, r0, r9, lsr #4 │ │ │ │ │ + @ instruction: 0x01133a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #21 │ │ │ │ │ + tsteq r3, r0, lsr #21 │ │ │ │ │ + andle r0, r0, r9, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01133ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01133af8 │ │ │ │ │ + @ instruction: 0x01133af0 │ │ │ │ │ @ instruction: 0x01133ad0 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r3, r8, ror #21 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ tsteq r3, r0, ror #21 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r5, r8, lsr #18 │ │ │ │ │ @ instruction: 0x01133ab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #88, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01133af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl fp │ │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ tsteq r3, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2450674,19 +2450446,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #22 │ │ │ │ │ - tsteq r3, r8, lsr #1 │ │ │ │ │ - eoreq r8, r2, #136, 2 @ 0x22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #22 │ │ │ │ │ + tsteq r3, r0, asr #22 │ │ │ │ │ + eoreq r8, r2, #160, 2 @ 0x28 │ │ │ │ │ + tsteq r3, r0, asr #1 │ │ │ │ │ + @ instruction: 0xd0051ab3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, rrx │ │ │ │ │ tsteq r3, r8, asr fp │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x011212d8 │ │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ │ tsteq r3, r8, ror #22 │ │ │ │ │ @@ -2450981,15 +2450753,15 @@ │ │ │ │ │ tsteq r3, r8, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x01133ff8 │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x011209b0 │ │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ │ - adcseq r8, r6, r0, lsl #23 │ │ │ │ │ + adcseq r0, r6, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, ror #23 │ │ │ │ │ tsteq r3, r0, asr #32 │ │ │ │ │ tsteq r3, r8, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ @@ -2451008,57 +2450780,57 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01133eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r4, [r3, -r0] │ │ │ │ │ + tsteq r3, r8, lsr #1 │ │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ │ smlalseq r7, r9, r0, lr │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x01134090 │ │ │ │ │ ldrdeq sl, [r1], r0 │ │ │ │ │ @ instruction: 0x0110a5d0 │ │ │ │ │ sbceq r3, r3, r8, ror #23 │ │ │ │ │ tsteq r3, r0, lsr #1 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ │ - tsteq r3, r0, asr #1 │ │ │ │ │ - @ instruction: 0xd0051ab3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq r4, [r3, -r8] │ │ │ │ │ ldrheq r4, [r3, -r8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r2, [ip], r8 @ │ │ │ │ │ tsteq r3, r0, ror r0 │ │ │ │ │ - tsteq r3, r0, lsl r1 │ │ │ │ │ + ldrsbeq r4, [r3, -r0] │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r4, [r3, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #2 │ │ │ │ │ ldrsheq r4, [r3, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq ip, [r1], r8 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ tsteq r3, r0, lsl #2 │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x010f0498 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #160, 2 @ 0x28 │ │ │ │ │ tsteq r3, r0, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451068,55 +2450840,55 @@ │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #2 │ │ │ │ │ - tsteq r3, r8, lsl #3 │ │ │ │ │ - eoreq r8, r2, #208, 2 @ 0x34 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ │ + tsteq r3, r8, ror #2 │ │ │ │ │ + eoreq r8, r2, #232, 2 @ 0x3a │ │ │ │ │ + @ instruction: 0x011341b0 │ │ │ │ │ + andle r6, r5, fp, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011341b8 │ │ │ │ │ - @ instruction: 0x011341b0 │ │ │ │ │ - andle r6, r5, fp, asr #24 │ │ │ │ │ + tsteq r3, r8, lsl #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #3 │ │ │ │ │ tsteq r3, r8, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsr #3 │ │ │ │ │ ldrdeq sl, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ adcseq r3, r0, r8, ror #16 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ - @ instruction: 0x011341f8 │ │ │ │ │ + @ instruction: 0x011341b8 │ │ │ │ │ andle r0, r0, r0, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #0, 4 │ │ │ │ │ tsteq r3, r8, asr #3 │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ │ @ instruction: 0x011341d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, lr, r8, lsl #1 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011341f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011341f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451124,19 +2450896,19 @@ │ │ │ │ │ tsteq r3, r8, lsr #4 │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ adcseq r7, r1, r8, ror #16 │ │ │ │ │ sbceq pc, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #4 │ │ │ │ │ - tsteq r3, r8, lsr r4 │ │ │ │ │ - eoreq r8, r2, #24, 4 @ 0x80000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r4 │ │ │ │ │ + tsteq r3, r8, asr #4 │ │ │ │ │ + eoreq r8, r2, #48, 4 │ │ │ │ │ + tsteq r3, r0, asr #8 │ │ │ │ │ + ldrdle r1, [r5], -r6 │ │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x011342b0 │ │ │ │ │ tsteq r3, r8, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2451241,38 +2451013,38 @@ │ │ │ │ │ adcseq pc, pc, r8, asr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #5 │ │ │ │ │ - adcseq r8, r6, r8, asr #18 │ │ │ │ │ + adcseq r8, r6, r8, lsl r9 │ │ │ │ │ @ instruction: 0x0119c3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011344d0 │ │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ │ - tsteq r3, r0, asr #8 │ │ │ │ │ - ldrdle r1, [r5], -r6 │ │ │ │ │ - @ instruction: 0x011344f8 │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ tsteq r3, r0, ror #8 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ │ ldrdeq sl, [r1], r0 │ │ │ │ │ ldrdeq r0, [r3], r0 @ │ │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011344d0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r3, r8, ror r4 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r3, r0, lsl #9 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r3, r8, lsl #9 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ @ instruction: 0x01134490 │ │ │ │ │ @@ -2451294,21 +2451066,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011344d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x011344f8 │ │ │ │ │ @ instruction: 0x011344f0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r2, r0, lsr #3 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #48, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r5 │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ │ @@ -2451352,47 +2451124,47 @@ │ │ │ │ │ adceq sl, sp, r8, lsr #29 │ │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011345f8 │ │ │ │ │ + tsteq r3, r8, lsl #12 │ │ │ │ │ @ instruction: 0x011345d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r1, [r0], r0 │ │ │ │ │ @ instruction: 0x0119c4b8 │ │ │ │ │ tsteq r3, r8, ror #11 │ │ │ │ │ strdeq r3, [r3], #168 @ 0xa8 │ │ │ │ │ - adcseq r0, r6, r0, ror #22 │ │ │ │ │ + adcseq r0, r6, r0, lsr fp │ │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ │ - tsteq r3, r0, lsr r6 │ │ │ │ │ - eoreq r8, r2, #96, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #12 │ │ │ │ │ + @ instruction: 0x011345f8 │ │ │ │ │ + eoreq r8, r2, #120, 4 @ 0x80000007 │ │ │ │ │ + tsteq r3, r0, asr #12 │ │ │ │ │ + mulle r5, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ ldrdeq sl, [r1], r0 │ │ │ │ │ adceq r1, sp, r0, lsr #14 │ │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #12 │ │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ │ - mulle r5, r0, fp │ │ │ │ │ + tsteq r3, r0, lsr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ │ addeq ip, r3, r8, lsl #28 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ - @ instruction: 0x01134698 │ │ │ │ │ + tsteq r3, r8, asr #12 │ │ │ │ │ mulle r0, ip, r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #144, 4 │ │ │ │ │ tsteq r3, r8, asr r6 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451402,67 +2451174,67 @@ │ │ │ │ │ tsteq r3, r0, lsl #13 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r3, r8, lsl #13 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01134698 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011346d8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011346b0 │ │ │ │ │ ldrdeq sl, [r1], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ │ tsteq r3, r0, asr #13 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r2, r8, asr #2 │ │ │ │ │ tsteq r3, r0, ror r6 │ │ │ │ │ - adceq ip, pc, r8, ror #20 │ │ │ │ │ + adceq ip, pc, r0, lsr sl @ │ │ │ │ │ @ instruction: 0x0119c4d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011346f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011346f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #14 │ │ │ │ │ + tsteq r3, r8, lsr #14 │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ - tsteq r3, r0, asr #14 │ │ │ │ │ - eoreq r8, r2, #168, 4 @ 0x8000000a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #14 │ │ │ │ │ + tsteq r3, r0, lsr #14 │ │ │ │ │ + eoreq r8, r2, #192, 4 │ │ │ │ │ + tsteq r3, r8, asr r7 │ │ │ │ │ + andle r0, r7, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #14 │ │ │ │ │ - tsteq r3, r8, asr r7 │ │ │ │ │ - andle r0, r7, r6 │ │ │ │ │ + tsteq r3, r0, asr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror r7 │ │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ - tsteq r3, r8, asr #19 │ │ │ │ │ + tsteq r3, r0, ror #14 │ │ │ │ │ andle r0, r0, r3, lsl #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, asr #6 @ │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451590,15 +2451362,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r7, [r1, #-8] │ │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011349d0 │ │ │ │ │ + tsteq r3, r8, asr #19 │ │ │ │ │ @ instruction: 0x01134990 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ @ instruction: 0x01134998 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011349b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011304f0 │ │ │ │ │ @@ -2451607,16 +2451379,16 @@ │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ @ instruction: 0x011349b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #192, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011349d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011349f0 │ │ │ │ │ tsteq r3, r0, ror #19 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r2, [r1], r0 │ │ │ │ │ tsteq r3, r8, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2451636,19 +2451408,19 @@ │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ tsteq r3, r0, lsl sl │ │ │ │ │ tsteq r3, r0, lsr sl │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #20 │ │ │ │ │ - @ instruction: 0x01134a90 │ │ │ │ │ - eoreq r8, r2, #240, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr sl │ │ │ │ │ + tsteq r3, r8, asr #20 │ │ │ │ │ + eoreq r8, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + @ instruction: 0x01134a98 │ │ │ │ │ + andle r5, r8, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ │ tsteq r3, r0, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2451656,21 +2451428,21 @@ │ │ │ │ │ ldrsbteq r2, [r1], r8 │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ tsteq r3, r0, ror #21 │ │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #21 │ │ │ │ │ - @ instruction: 0x01134a98 │ │ │ │ │ - andle r5, r8, r0, asr #28 │ │ │ │ │ - tsteq r3, r8, ror #21 │ │ │ │ │ - andle r0, r0, r7, lsl #4 │ │ │ │ │ + @ instruction: 0x01134a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #21 │ │ │ │ │ + tsteq r3, r0, lsr #21 │ │ │ │ │ + andle r0, r0, r7, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134ad8 │ │ │ │ │ @ instruction: 0x01134ab8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r3, r8, asr #21 │ │ │ │ │ @@ -2451678,17 +2451450,17 @@ │ │ │ │ │ @ instruction: 0x01134ad0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134af0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2451702,15 +2451474,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #22 │ │ │ │ │ tsteq r3, r8, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01134b98 │ │ │ │ │ + tsteq r3, r0, lsr #23 │ │ │ │ │ tsteq r3, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, ror #22 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r3, r0, ror #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r1, r8, asr #18 │ │ │ │ │ @@ -2451721,58 +2451493,58 @@ │ │ │ │ │ tsteq r3, r0, asr fp │ │ │ │ │ tsteq r3, r0, lsl #23 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ │ - @ instruction: 0x01134bf0 │ │ │ │ │ - eoreq r8, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #23 │ │ │ │ │ + @ instruction: 0x01134b98 │ │ │ │ │ + eoreq r8, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + tsteq r3, r8, lsl #24 │ │ │ │ │ + andle r9, r0, r9, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl ip │ │ │ │ │ + @ instruction: 0x01134bf0 │ │ │ │ │ tsteq r3, r0, asr #23 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r3, r0, ror #23 │ │ │ │ │ @ instruction: 0x01134bb8 │ │ │ │ │ @ instruction: 0x01134bd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r3, r8, ror #23 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - tsteq r3, r8, lsl #24 │ │ │ │ │ - andle r9, r0, r9, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl ip │ │ │ │ │ tsteq r3, r0, lsl #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r1, r0, ror #27 │ │ │ │ │ @ instruction: 0x01134bd0 │ │ │ │ │ - tsteq r3, r8, lsr ip │ │ │ │ │ + tsteq r3, r0, lsl ip │ │ │ │ │ andle r0, r0, r9, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #24 │ │ │ │ │ + tsteq r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451790,55 +2451562,55 @@ │ │ │ │ │ @ instruction: 0x01134c98 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01134cb0 │ │ │ │ │ - @ instruction: 0x01134cf0 │ │ │ │ │ - eoreq r8, r2, #128, 6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134cb8 │ │ │ │ │ + @ instruction: 0x01134cb0 │ │ │ │ │ + eoreq r8, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + tsteq r3, r0, lsl sp │ │ │ │ │ + andle ip, pc, sl, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ tsteq r3, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl sp │ │ │ │ │ - tsteq r3, r0, lsl sp │ │ │ │ │ - andle ip, pc, sl, lsl pc @ │ │ │ │ │ + @ instruction: 0x01134cf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #26 │ │ │ │ │ tsteq r3, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ adceq r5, lr, r8, lsr #31 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ - tsteq r3, r0, asr #26 │ │ │ │ │ + tsteq r3, r8, lsl sp │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #26 │ │ │ │ │ + tsteq r3, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451846,53 +2451618,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01134db8 │ │ │ │ │ + tsteq r3, r0, asr #27 │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ @ instruction: 0x011d72b0 │ │ │ │ │ tsteq r9, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ - tsteq r3, r0, ror #27 │ │ │ │ │ - eoreq r8, r2, #200, 6 @ 0x20000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #27 │ │ │ │ │ + @ instruction: 0x01134db8 │ │ │ │ │ + eoreq r8, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + tsteq r3, r8, ror #27 │ │ │ │ │ + andle r4, r9, sl, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01134df0 │ │ │ │ │ + tsteq r3, r0, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - tsteq r3, r8, ror #27 │ │ │ │ │ - andle r4, r9, sl, ror #17 │ │ │ │ │ - tsteq r3, r8, lsl lr │ │ │ │ │ - andle r0, r0, r9, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134df8 │ │ │ │ │ + @ instruction: 0x01134df0 │ │ │ │ │ + andle r0, r0, r9, lsr #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr lr │ │ │ │ │ + tsteq r3, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr lr │ │ │ │ │ tsteq r3, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451902,61 +2451674,61 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror lr │ │ │ │ │ + tsteq r3, r0, lsl #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ │ - eoreq r8, r2, #16, 8 @ 0x10000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #29 │ │ │ │ │ + tsteq r3, r8, ror lr │ │ │ │ │ + eoreq r8, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq r3, r0, asr #29 │ │ │ │ │ + andle r5, r9, lr, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134e98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01134ed0 │ │ │ │ │ - tsteq r3, r0, asr #29 │ │ │ │ │ - andle r5, r9, lr, ror #6 │ │ │ │ │ + tsteq r3, r8, lsr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #29 │ │ │ │ │ @ instruction: 0x01134eb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq pc, [pc], r8 @ │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ - tsteq r3, r8, lsl pc │ │ │ │ │ + @ instruction: 0x01134ed0 │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r3, r0, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, ror #19 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #30 │ │ │ │ │ + tsteq r3, r8, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r0, lsl r7 │ │ │ │ │ tsteq r3, r0, lsl pc │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ │ tsteq r3, r8, lsr pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strdeq r0, [sp], r0 @ │ │ │ │ │ @@ -2451964,19 +2451736,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #30 │ │ │ │ │ - @ instruction: 0x01134fb8 │ │ │ │ │ - eoreq r8, r2, #88, 8 @ 0x58000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #31 │ │ │ │ │ + tsteq r3, r8, ror #30 │ │ │ │ │ + eoreq r8, r2, #112, 8 @ 0x70000000 │ │ │ │ │ + tsteq r3, r0, asr #31 │ │ │ │ │ + andle fp, r9, r6, ror #7 │ │ │ │ │ tsteq r3, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr #7 │ │ │ │ │ tsteq r9, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2451986,31 +2451758,31 @@ │ │ │ │ │ tsteq r3, r0, lsr #31 │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ tsteq r3, r8, lsr #31 │ │ │ │ │ @ instruction: 0x012fd7b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #31 │ │ │ │ │ - tsteq r3, r0, asr #31 │ │ │ │ │ - andle fp, r9, r6, ror #7 │ │ │ │ │ - @ instruction: 0x01134ff0 │ │ │ │ │ - andle r0, r0, pc, lsl r5 │ │ │ │ │ + @ instruction: 0x01134fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01134fd0 │ │ │ │ │ + tsteq r3, r8, asr #31 │ │ │ │ │ + andle r0, r0, pc, lsl r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01134ff0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, rrx │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ andeq sp, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2453027,15 +2452799,15 @@ │ │ │ │ │ rsceq r9, r6, r0, ror pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r0, asr r4 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ - adcseq r0, sp, r0, lsl #23 │ │ │ │ │ + adcseq r8, sp, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ @ instruction: 0x01134098 │ │ │ │ │ sbceq r9, r1, r8, asr #12 │ │ │ │ │ tsteq r3, r8, lsr r0 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq r3, r0, lsr #32 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @@ -2453170,45 +2452942,45 @@ │ │ │ │ │ tsteq r3, r8, lsr #4 │ │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr r2 │ │ │ │ │ tsteq r3, r0, asr r2 │ │ │ │ │ - tsteq r3, r0, ror r2 │ │ │ │ │ - eoreq r8, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r8, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr r2 │ │ │ │ │ + tsteq r3, r8, ror r2 │ │ │ │ │ + andle r5, r9, r4, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #5 │ │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ │ - andle r5, r9, r4, asr r6 │ │ │ │ │ - @ instruction: 0x011362b0 │ │ │ │ │ - andle r0, r0, r0, lsr #11 │ │ │ │ │ + tsteq r3, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #5 │ │ │ │ │ + tsteq r3, r0, lsl #5 │ │ │ │ │ + andle r0, r0, r0, lsr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ tsteq r3, r0, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119c9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011362b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011362b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011362d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2453216,19 +2452988,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011362f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #6 │ │ │ │ │ - tsteq r3, r8, asr r3 │ │ │ │ │ - eoreq r8, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ + tsteq r3, r0, lsl #6 │ │ │ │ │ + eoreq r8, r2, #0, 10 │ │ │ │ │ + tsteq r3, r0, ror #6 │ │ │ │ │ + andle sp, pc, r9, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ │ tsteq r3, r8, asr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsr r3 │ │ │ │ │ @@ -2453240,31 +2453012,31 @@ │ │ │ │ │ tsteq r3, r0, asr #6 │ │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140ce90 │ │ │ │ │ adcseq r1, r9, r8, ror #5 │ │ │ │ │ tsteq r9, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #6 │ │ │ │ │ - tsteq r3, r0, ror #6 │ │ │ │ │ - andle sp, pc, r9, lsr r3 @ │ │ │ │ │ - @ instruction: 0x01136390 │ │ │ │ │ - andle r0, r0, r8, lsr #9 │ │ │ │ │ + tsteq r3, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r3 │ │ │ │ │ + tsteq r3, r8, ror #6 │ │ │ │ │ + andle r0, r0, r8, lsr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01136390 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136398 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011363b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2453282,15 +2453054,15 @@ │ │ │ │ │ tsteq r3, r8, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011363f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #9 │ │ │ │ │ + tsteq r3, r8, asr #9 │ │ │ │ │ tsteq r3, r8, lsl #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror #17 │ │ │ │ │ tsteq r9, r8, ror #21 │ │ │ │ │ @ instruction: 0x011363d8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #22 │ │ │ │ │ tsteq r3, r0, lsr #8 │ │ │ │ │ @@ -2453311,22 +2453083,22 @@ │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ tsteq r3, r0, ror #8 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ tsteq r3, r8, ror r4 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq pc, r4, r8, asr #22 │ │ │ │ │ + adcseq pc, r4, r8, lsl #23 │ │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r1, r8, lsl #17 │ │ │ │ │ - tsteq r3, r0, ror #9 │ │ │ │ │ - eoreq r8, r2, #48, 10 @ 0xc000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #9 │ │ │ │ │ + tsteq r3, r8, lsl #9 │ │ │ │ │ + eoreq r8, r2, #72, 10 @ 0x12000000 │ │ │ │ │ + tsteq r3, r8, ror #9 │ │ │ │ │ + andle r6, ip, r9, ror #19 │ │ │ │ │ @ instruction: 0x011364b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r3, r8, lsr #9 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011364b0 │ │ │ │ │ @@ -2453338,27 +2453110,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011364d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011364d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011364f0 │ │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ │ - andle r6, ip, r9, ror #19 │ │ │ │ │ - tsteq r3, r8, lsl #12 │ │ │ │ │ - andle r0, r0, ip, ror #1 │ │ │ │ │ + tsteq r3, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011364f8 │ │ │ │ │ + @ instruction: 0x011364f0 │ │ │ │ │ + andle r0, r0, ip, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl r6 │ │ │ │ │ + tsteq r3, r8, lsl #12 │ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r3, r5, r0, lsl #13 │ │ │ │ │ @ instruction: 0x01159c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ @@ -2453413,16 +2453185,16 @@ │ │ │ │ │ @ instruction: 0x011365d8 │ │ │ │ │ @ instruction: 0x011365f8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r3, r0, lsl #12 │ │ │ │ │ strdeq sl, [r0], #88 @ 0x58 │ │ │ │ │ tsteq r3, r8, ror #11 │ │ │ │ │ tsteq r3, r0, ror r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #72, 10 @ 0x12000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011366b8 │ │ │ │ │ tsteq r3, r8, asr #12 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r3, r0, lsr r6 │ │ │ │ │ @@ -2453464,45 +2453236,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011366d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #13 │ │ │ │ │ - tsteq r3, r8, lsl #14 │ │ │ │ │ - eoreq r8, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011366f0 │ │ │ │ │ + tsteq r3, r0, ror #13 │ │ │ │ │ + eoreq r8, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + tsteq r3, r0, lsr #14 │ │ │ │ │ + andle r6, ip, r4, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011366f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #14 │ │ │ │ │ - tsteq r3, r0, lsr #14 │ │ │ │ │ - andle r6, ip, r4, lsr #28 │ │ │ │ │ + tsteq r3, r8, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr r7 │ │ │ │ │ tsteq r3, r8, lsl r7 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r3, r0, lsl #13 │ │ │ │ │ msreq CPSR_fsxc, r0, asr sp │ │ │ │ │ - tsteq r3, r8, asr #14 │ │ │ │ │ + tsteq r3, r8, lsr #14 │ │ │ │ │ andle r0, r0, ip, lsl r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ │ tsteq r3, r8, ror #14 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ @@ -2453513,32 +2453285,32 @@ │ │ │ │ │ tsteq r3, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #15 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ @ instruction: 0x01136798 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r5, r0, lsl #1 │ │ │ │ │ + adcseq r3, r5, r0, asr #1 │ │ │ │ │ tsteq r3, r0, ror #14 │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ msreq CPSR_fsxc, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011367b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011367d8 │ │ │ │ │ + @ instruction: 0x011367f0 │ │ │ │ │ tsteq r3, r8, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ - tsteq r3, r0, lsr #16 │ │ │ │ │ - eoreq r8, r2, #192, 10 @ 0x30000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011367f0 │ │ │ │ │ + @ instruction: 0x011367d8 │ │ │ │ │ + eoreq r8, r2, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq r3, r8, lsr #16 │ │ │ │ │ + ldrdle r6, [ip], -r6 @ │ │ │ │ │ tsteq r3, r8, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r0, asr #21 │ │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011367f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2453546,21 +2453318,21 @@ │ │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ @ instruction: 0x010f5bb0 │ │ │ │ │ strdeq sl, [r0], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r8 │ │ │ │ │ - tsteq r3, r8, lsr #16 │ │ │ │ │ - ldrdle r6, [ip], -r6 @ │ │ │ │ │ - tsteq r3, r8, lsl #17 │ │ │ │ │ - andle r0, r0, r4, ror r1 │ │ │ │ │ + tsteq r3, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ │ + tsteq r3, r0, lsr r8 │ │ │ │ │ + andle r0, r0, r4, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq r3, r0, asr #16 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ tsteq r3, r8, asr #16 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2453572,17 +2453344,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #17 │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r2, [r1], r8 │ │ │ │ │ tsteq r3, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136890 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #17 │ │ │ │ │ @ instruction: 0x011368b0 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2453598,43 +2453370,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011368d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011368f8 │ │ │ │ │ - tsteq r3, r8, asr #18 │ │ │ │ │ - eoreq r8, r2, #8, 12 @ 0x800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #18 │ │ │ │ │ + @ instruction: 0x011368f8 │ │ │ │ │ + eoreq r8, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + tsteq r3, r0, asr r9 │ │ │ │ │ + andle r6, ip, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r9 │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ ldrdeq pc, [pc, -r8]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r3, r8, lsr #18 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r3, r0, lsr #17 │ │ │ │ │ sbceq r6, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr r9 │ │ │ │ │ + tsteq r3, r8, asr #18 │ │ │ │ │ tsteq r3, r0, asr #18 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r7, ip, r0, asr r2 │ │ │ │ │ + adceq r7, ip, r0, lsr #4 │ │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ │ - tsteq r3, r0, asr r9 │ │ │ │ │ - andle r6, ip, r0, lsl r9 │ │ │ │ │ - tsteq r3, r8, asr #19 │ │ │ │ │ - ldrdle r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r9 │ │ │ │ │ + tsteq r3, r8, asr r9 │ │ │ │ │ + ldrdle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r3, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r8, asr #28 │ │ │ │ │ @ instruction: 0x0119cbf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2453652,17 +2453424,17 @@ │ │ │ │ │ @ instruction: 0x011369b0 │ │ │ │ │ ldrdeq pc, [pc, -r8]! │ │ │ │ │ @ instruction: 0x011369b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #32, 12 @ 0x2000000 │ │ │ │ │ @ instruction: 0x011369d8 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2453676,19 +2453448,19 @@ │ │ │ │ │ tsteq r3, r0, lsl sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r8, ip, r0, asr ip │ │ │ │ │ tsteq r3, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr sl │ │ │ │ │ - tsteq r3, r0, asr #25 │ │ │ │ │ - eoreq r8, r2, #80, 12 @ 0x5000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #25 │ │ │ │ │ + tsteq r3, r0, lsr sl │ │ │ │ │ + eoreq r8, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq r3, r8, asr #25 │ │ │ │ │ + andle r6, ip, r2, lsl #26 │ │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ tsteq r3, r8, asr #20 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ tsteq r3, r0, asr sl │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ tsteq r3, r8, asr sl │ │ │ │ │ @@ -2453787,15 +2453559,15 @@ │ │ │ │ │ hvceq 1336 @ 0x538 │ │ │ │ │ @ instruction: 0x01136bd0 │ │ │ │ │ smlaltbeq r5, r0, r0, r3 │ │ │ │ │ tsteq r3, r8, ror #23 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r3, r0, ror #23 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq sp, r0, r8, r6 │ │ │ │ │ + adcseq sp, r0, r8, lsr r7 │ │ │ │ │ @ instruction: 0x01136bb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01136bf0 │ │ │ │ │ @ instruction: 0x01136bf8 │ │ │ │ │ smlalbbeq r5, r0, r8, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #24 │ │ │ │ │ @@ -2453842,37 +2453614,37 @@ │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ tsteq r3, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01136cd0 │ │ │ │ │ - tsteq r3, r8, asr #25 │ │ │ │ │ - andle r6, ip, r2, lsl #26 │ │ │ │ │ - @ instruction: 0x01136cf0 │ │ │ │ │ - andle r0, r0, sp, lsl r1 │ │ │ │ │ + tsteq r3, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136cd8 │ │ │ │ │ + @ instruction: 0x01136cd0 │ │ │ │ │ + andle r0, r0, sp, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01136cf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136cf8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r3, r0, lsl sp │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r3, r8, lsl sp │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x01136db8 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ │ @@ -2453893,15 +2453665,15 @@ │ │ │ │ │ smlalbteq r5, r0, r0, fp │ │ │ │ │ tsteq r3, r8, lsr #27 │ │ │ │ │ smlalbteq r5, r0, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x01136d90 │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ - strdeq ip, [sp], r0 @ │ │ │ │ │ + adceq ip, sp, r0, lsl #2 │ │ │ │ │ smlaltteq r5, r0, r8, fp │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ smlaltteq r5, r0, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #16 │ │ │ │ │ @@ -2453928,49 +2453700,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #28 │ │ │ │ │ - tsteq r3, r0, asr lr │ │ │ │ │ - eoreq r8, r2, #152, 12 @ 0x9800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #28 │ │ │ │ │ + tsteq r3, r0, lsr #28 │ │ │ │ │ + eoreq r8, r2, #176, 12 @ 0xb000000 │ │ │ │ │ + tsteq r3, r8, asr lr │ │ │ │ │ + andle r6, ip, pc, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #28 │ │ │ │ │ + tsteq r3, r0, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - tsteq r3, r8, asr lr │ │ │ │ │ - andle r6, ip, pc, asr #24 │ │ │ │ │ - @ instruction: 0x01136e98 │ │ │ │ │ - strhle r0, [r0], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror lr │ │ │ │ │ + tsteq r3, r0, ror #28 │ │ │ │ │ + strhle r0, [r0], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r3, r0, ror lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq pc, pc, r8, ror #2 │ │ │ │ │ tsteq r3, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136e90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01136e98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2453978,23 +2453750,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01136ef8 │ │ │ │ │ + tsteq r3, r8, lsl pc │ │ │ │ │ tsteq r3, r8, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, ip, r8, lsr #9 │ │ │ │ │ + adceq r4, ip, r8, asr #9 │ │ │ │ │ @ instruction: 0x0119ccf8 │ │ │ │ │ - tsteq r3, r8, asr #30 │ │ │ │ │ - eoreq r8, r2, #224, 12 @ 0xe000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl pc │ │ │ │ │ + @ instruction: 0x01136ef8 │ │ │ │ │ + eoreq r8, r2, #248, 12 @ 0xf800000 │ │ │ │ │ + tsteq r3, r0, asr pc │ │ │ │ │ + @ instruction: 0xd00069bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r0, asr sp │ │ │ │ │ tsteq r3, r0, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r2, r8, ror r8 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2454004,31 +2453776,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ tsteq r3, r8, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr pc │ │ │ │ │ - tsteq r3, r0, asr pc │ │ │ │ │ - @ instruction: 0xd00069bb │ │ │ │ │ - tsteq r3, r0, lsl #31 │ │ │ │ │ - andle r0, r0, sl, lsr #1 │ │ │ │ │ + tsteq r3, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #30 │ │ │ │ │ + tsteq r3, r8, asr pc │ │ │ │ │ + andle r0, r0, sl, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #16, 14 @ 0x400000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [pc, -r0]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01136f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2454038,53 +2453810,53 @@ │ │ │ │ │ @ instruction: 0x01136fb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r5, r8, lsl #13 │ │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01136ff0 │ │ │ │ │ + tsteq r3, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r0, lsl #4 │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ - tsteq r3, r0, lsr #32 │ │ │ │ │ - eoreq r8, r2, #40, 14 @ 0xa00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8 │ │ │ │ │ + @ instruction: 0x01136ff0 │ │ │ │ │ + eoreq r8, r2, #64, 14 @ 0x1000000 │ │ │ │ │ + tsteq r3, r8, lsr #32 │ │ │ │ │ + andle r2, r2, r7, lsr sp │ │ │ │ │ ldrsbteq sp, [fp], r0 │ │ │ │ │ msreq CPSR_fsxc, r8, lsl r4 │ │ │ │ │ - adcseq r0, ip, r0, lsl #23 │ │ │ │ │ + adcseq r8, fp, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r0 │ │ │ │ │ - tsteq r3, r8, lsr #32 │ │ │ │ │ - andle r2, r2, r7, lsr sp │ │ │ │ │ - tsteq r3, r0, rrx │ │ │ │ │ - andle r0, r0, lr, asr #32 │ │ │ │ │ + tsteq r3, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #32 │ │ │ │ │ + tsteq r3, r0, lsr r0 │ │ │ │ │ + andle r0, r0, lr, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #88, 14 @ 0x1600000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #64, 14 @ 0x1000000 │ │ │ │ │ ldrsheq r7, [r3, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ │ @ instruction: 0x01159cf8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ tsteq r5, r0, lsl sp │ │ │ │ │ tsteq r3, r8, lsl #1 │ │ │ │ │ @@ -2454132,27 +2453904,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr r1 │ │ │ │ │ - tsteq r3, r0, ror r1 │ │ │ │ │ - eoreq r8, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r1 │ │ │ │ │ + tsteq r3, r0, asr r1 │ │ │ │ │ + eoreq r8, r2, #136, 14 @ 0x2200000 │ │ │ │ │ + tsteq r3, r0, lsl #9 │ │ │ │ │ + mulle r7, r2, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #9 │ │ │ │ │ - tsteq r3, r0, lsl #9 │ │ │ │ │ - mulle r7, r2, r1 │ │ │ │ │ + tsteq r3, r0, ror r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror r6 │ │ │ │ │ tsteq r3, r0, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0112f1b8 │ │ │ │ │ tsteq r9, r0, lsl #1 │ │ │ │ │ @ instruction: 0x01137190 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2454339,18 +2454111,18 @@ │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ sbceq r0, r0, r8, asr #12 │ │ │ │ │ tsteq r3, r8, ror r4 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r3, fp, r0, ror #16 │ │ │ │ │ - tsteq r3, r8, lsl #13 │ │ │ │ │ + tsteq r3, r8, lsl #9 │ │ │ │ │ andle r0, r0, ip, lsr r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #160, 14 @ 0x2800000 │ │ │ │ │ @ instruction: 0x01137498 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsr #3 @ │ │ │ │ │ ldrheq lr, [r9, -r0] │ │ │ │ │ @ instruction: 0x01137198 │ │ │ │ │ sbceq r9, r0, r0, ror #29 │ │ │ │ │ @ instruction: 0x011374b8 │ │ │ │ │ @@ -2454468,59 +2454240,59 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137690 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011376b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011376b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011376d0 │ │ │ │ │ - @ instruction: 0x011376f8 │ │ │ │ │ - eoreq r8, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #13 │ │ │ │ │ + @ instruction: 0x011376d0 │ │ │ │ │ + eoreq r8, r2, #208, 14 @ 0x3400000 │ │ │ │ │ + tsteq r3, r0, lsl #14 │ │ │ │ │ + andle lr, r5, r7, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011376f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #14 │ │ │ │ │ - tsteq r3, r0, lsl #14 │ │ │ │ │ - andle lr, r5, r7, ror #1 │ │ │ │ │ - tsteq r3, r0, lsr r7 │ │ │ │ │ - ldrdle r0, [r0], -r3 │ │ │ │ │ + @ instruction: 0x011376f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r7 │ │ │ │ │ + tsteq r3, r8, lsl #14 │ │ │ │ │ + ldrdle r0, [r0], -r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r3, r8, asr #14 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ tsteq r3, r8, asr r7 │ │ │ │ │ @@ -2454553,65 +2454325,65 @@ │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011377d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r6, r5, r0, ip │ │ │ │ │ + adcseq r6, r5, r0, asr #25 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011377f8 │ │ │ │ │ - tsteq r3, r8, lsr r8 │ │ │ │ │ - eoreq r8, r2, #0, 16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #16 │ │ │ │ │ + @ instruction: 0x011377f8 │ │ │ │ │ + eoreq r8, r2, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq r3, r0, asr r8 │ │ │ │ │ + andle r5, r2, r3, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #16 │ │ │ │ │ tsteq r3, r8, lsl r8 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ tsteq r3, r0, lsr #16 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr r8 │ │ │ │ │ - tsteq r3, r0, asr r8 │ │ │ │ │ - andle r5, r2, r3, asr r2 │ │ │ │ │ + tsteq r3, r8, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #16 │ │ │ │ │ tsteq r3, r8, asr #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r1, r2, r0, lsl #11 │ │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ │ - @ instruction: 0x01137898 │ │ │ │ │ + tsteq r3, r8, asr r8 │ │ │ │ │ andle r0, r0, fp, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #48, 16 @ 0x300000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [r4], #232 @ 0xe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137890 │ │ │ │ │ tsteq r3, r8, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq ip, r8, sl, r9 │ │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01137898 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #24, 16 @ 0x180000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ @ instruction: 0x011378b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ @@ -2454628,31 +2454400,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011378f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #18 │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ - tsteq r3, r0, asr #18 │ │ │ │ │ - eoreq r8, r2, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r8, r2, #96, 16 @ 0x600000 │ │ │ │ │ umlaleq sl, sp, r8, r6 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #18 │ │ │ │ │ + tsteq r3, r8, lsl #19 │ │ │ │ │ + andle sl, r0, r1, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01137990 │ │ │ │ │ - tsteq r3, r8, lsl #19 │ │ │ │ │ - andle sl, r0, r1, ror #24 │ │ │ │ │ + tsteq r3, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #19 │ │ │ │ │ tsteq r3, r0, asr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119e2d8 │ │ │ │ │ tsteq r3, r0, ror #18 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq r3, r8, ror #18 │ │ │ │ │ @@ -2454660,19 +2454432,19 @@ │ │ │ │ │ tsteq r3, r0, ror r9 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ - @ instruction: 0x011379f8 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + @ instruction: 0x01137990 │ │ │ │ │ andle r0, r0, r5, asr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #120, 16 @ 0x780000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ tsteq r3, r8, lsr #19 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r1, r8, lsl #3 │ │ │ │ │ tsteq r3, r8, asr r9 │ │ │ │ │ @ instruction: 0x011379b8 │ │ │ │ │ @@ -2454684,21 +2454456,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #19 │ │ │ │ │ @ instruction: 0x011379d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl sl │ │ │ │ │ + @ instruction: 0x011379f8 │ │ │ │ │ @ instruction: 0x011379f0 │ │ │ │ │ umulleq r2, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #96, 16 @ 0x600000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl sl │ │ │ │ │ tsteq r3, r8, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, lsr #14 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2454708,105 +2454480,105 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr sl │ │ │ │ │ - tsteq r3, r0, ror sl │ │ │ │ │ - eoreq r8, r2, #144, 16 @ 0x900000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr sl │ │ │ │ │ + tsteq r3, r0, asr sl │ │ │ │ │ + eoreq r8, r2, #168, 16 @ 0xa80000 │ │ │ │ │ + tsteq r3, r8, lsl #21 │ │ │ │ │ + andle sl, r0, r3, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01137a98 │ │ │ │ │ - tsteq r3, r8, lsl #21 │ │ │ │ │ - andle sl, r0, r3, lsr lr │ │ │ │ │ + tsteq r3, r0, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01137ab0 │ │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ - @ instruction: 0x01137ad8 │ │ │ │ │ + @ instruction: 0x01137a98 │ │ │ │ │ andle r0, r0, r1, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01137ab0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq r3, r8, lsr #21 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #21 │ │ │ │ │ + @ instruction: 0x01137ad8 │ │ │ │ │ @ instruction: 0x01137ad0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq ip, [r6], r8 │ │ │ │ │ tsteq r3, r0, lsr #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #168, 16 @ 0xa80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #21 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr fp │ │ │ │ │ + tsteq r3, r8, lsr fp │ │ │ │ │ tsteq r3, r0, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr #9 │ │ │ │ │ - tsteq r3, r8, asr fp │ │ │ │ │ - eoreq r8, r2, #216, 16 @ 0xd80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr fp │ │ │ │ │ + tsteq r3, r0, lsr fp │ │ │ │ │ + eoreq r8, r2, #240, 16 @ 0xf00000 │ │ │ │ │ + tsteq r3, r0, ror #22 │ │ │ │ │ + andle ip, r0, lr, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror fp │ │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ │ - tsteq r3, r0, ror #22 │ │ │ │ │ - andle ip, r0, lr, lsl #23 │ │ │ │ │ - tsteq r3, r8, lsr #23 │ │ │ │ │ andle r0, r0, r1, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137b98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #23 │ │ │ │ │ + tsteq r3, r8, lsr #23 │ │ │ │ │ adcseq pc, r4, r0, asr #22 │ │ │ │ │ msreq CPSR_fsxc, r8, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #240, 16 @ 0xf00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x01137bb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119e4d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2454820,15 +2454592,15 @@ │ │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ │ @ instruction: 0x01137bf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl #24 │ │ │ │ │ tsteq r9, r8, ror r5 │ │ │ │ │ tsteq r3, r8, lsl #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq r3, r8, lsl ip │ │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ tsteq r3, r0, lsr #24 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ tsteq r3, r8, lsr #24 │ │ │ │ │ @@ -2454894,55 +2454666,55 @@ │ │ │ │ │ ldrdeq ip, [pc, -r8] │ │ │ │ │ @ instruction: 0x0119e590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #26 │ │ │ │ │ + tsteq r3, r0, ror sp │ │ │ │ │ tsteq r3, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r2, r8, lsl #29 │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ - @ instruction: 0x01137d90 │ │ │ │ │ - eoreq r8, r2, #32, 18 @ 0x80000 │ │ │ │ │ + tsteq r3, r8, ror #26 │ │ │ │ │ + eoreq r8, r2, #56, 18 @ 0xe0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ tsteq r3, r8, asr #26 │ │ │ │ │ tsteq r3, r0, ror #26 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror sp │ │ │ │ │ + @ instruction: 0x01137d98 │ │ │ │ │ + ldrdle sp, [r0], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #27 │ │ │ │ │ - @ instruction: 0x01137d98 │ │ │ │ │ - ldrdle sp, [r0], -fp │ │ │ │ │ - tsteq r3, r8, asr #27 │ │ │ │ │ - strdle r0, [r0], -r5 │ │ │ │ │ + @ instruction: 0x01137d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #27 │ │ │ │ │ + tsteq r3, r0, lsr #27 │ │ │ │ │ + strdle r0, [r0], -r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137db8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq r3, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, ror #27 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ adceq lr, lr, r0, asr #1 │ │ │ │ │ msreq CPSR_fsxc, r0, lsr r5 │ │ │ │ │ @ instruction: 0x01137df0 │ │ │ │ │ @@ -2454974,99 +2454746,99 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror lr │ │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ │ - eoreq r8, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #29 │ │ │ │ │ + tsteq r3, r8, ror lr │ │ │ │ │ + eoreq r8, r2, #128, 18 @ 0x200000 │ │ │ │ │ + @ instruction: 0x01137eb0 │ │ │ │ │ + andle ip, r0, ip, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #29 │ │ │ │ │ + tsteq r3, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ - @ instruction: 0x01137eb0 │ │ │ │ │ - andle ip, r0, ip, asr #27 │ │ │ │ │ - @ instruction: 0x01137ef0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01137ed0 │ │ │ │ │ + tsteq r3, r8, asr #29 │ │ │ │ │ andle r0, r0, r2, lsl #6 │ │ │ │ │ tsteq r3, r0, asr #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r3, [r6], r0 │ │ │ │ │ @ instruction: 0x01137e98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01137ed0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01137ef8 │ │ │ │ │ + @ instruction: 0x01137ef0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #128, 18 @ 0x200000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01137ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr pc │ │ │ │ │ - tsteq r3, r8, ror pc │ │ │ │ │ - eoreq r8, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ │ + tsteq r3, r8, lsr pc │ │ │ │ │ + eoreq r8, r2, #200, 18 @ 0x320000 │ │ │ │ │ + tsteq r3, r0, lsl #31 │ │ │ │ │ + ldrdle sl, [lr], -sp │ │ │ │ │ tsteq r3, r8, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r0, r8, lsr ip │ │ │ │ │ @ instruction: 0x0119e5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #31 │ │ │ │ │ + tsteq r3, r8, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ - tsteq r3, r0, lsl #31 │ │ │ │ │ - ldrdle sl, [lr], -sp │ │ │ │ │ - @ instruction: 0x01137fb8 │ │ │ │ │ - andle r1, r0, sl, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137f90 │ │ │ │ │ + tsteq r3, r8, lsl #31 │ │ │ │ │ + andle r1, r0, sl, lsl #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #31 │ │ │ │ │ tsteq r3, r0, lsr #31 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01137fb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137fd0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #200, 18 @ 0x320000 │ │ │ │ │ tsteq r3, r8, asr #31 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, ip, r8, ror #1 │ │ │ │ │ @ instruction: 0x01137f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01137fd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2455075,48 +2454847,48 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x01137ff8 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ sbcseq sl, r4, r8, ror #3 │ │ │ │ │ - sbcseq r0, pc, r0, lsl #23 │ │ │ │ │ + sbcseq r8, pc, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ adcseq pc, r1, r8, asr #3 │ │ │ │ │ tsteq r9, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr r0 │ │ │ │ │ tsteq r3, r8, asr #32 │ │ │ │ │ - tsteq r3, r8, rrx │ │ │ │ │ - eoreq r8, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r8, r2, #16, 20 @ 0x10000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr r0 │ │ │ │ │ + tsteq r3, r0, ror r0 │ │ │ │ │ + andle r6, r0, sl, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01138098 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ - tsteq r3, r0, ror r0 │ │ │ │ │ - andle r6, r0, sl, ror #20 │ │ │ │ │ - tsteq r3, r8, asr #1 │ │ │ │ │ andle r0, r0, r9, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01138098 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #40, 20 @ 0x28000 │ │ │ │ │ @ instruction: 0x01138090 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01152190 │ │ │ │ │ tsteq r9, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2455124,20 +2454896,20 @@ │ │ │ │ │ ldrheq r8, [r3, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119e698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #16, 20 @ 0x10000 │ │ │ │ │ ldrsbeq r8, [r3, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r8, ror r7 @ │ │ │ │ │ + ldrdeq fp, [pc], r8 @ │ │ │ │ │ @ instruction: 0x0119e6b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [r3, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #2 │ │ │ │ │ @@ -2455154,65 +2454926,65 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #2 │ │ │ │ │ - tsteq r3, r8, ror #2 │ │ │ │ │ - eoreq r8, r2, #64, 20 @ 0x40000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r1 │ │ │ │ │ + tsteq r3, r8, asr #2 │ │ │ │ │ + eoreq r8, r2, #88, 20 @ 0x58000 │ │ │ │ │ + tsteq r3, r0, ror r1 │ │ │ │ │ + @ instruction: 0xd0013ab1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r1 │ │ │ │ │ - tsteq r3, r0, ror r1 │ │ │ │ │ - @ instruction: 0xd0013ab1 │ │ │ │ │ - @ instruction: 0x011381b0 │ │ │ │ │ - andle r0, r0, ip, lsr r1 │ │ │ │ │ + tsteq r3, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01138190 │ │ │ │ │ + tsteq r3, r8, ror r1 │ │ │ │ │ + andle r0, r0, ip, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r3, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01138198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011381b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011381b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011381d0 │ │ │ │ │ tsteq r3, r8, asr #3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrhteq r1, [r5], r8 │ │ │ │ │ + adcseq r1, r5, r8, ror sl │ │ │ │ │ tsteq r3, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011381d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011381f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #4 │ │ │ │ │ - tsteq r3, r0, lsl #9 │ │ │ │ │ - eoreq r8, r2, #136, 20 @ 0x88000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ │ + tsteq r3, r0, lsl #4 │ │ │ │ │ + eoreq r8, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + @ instruction: 0x011384b0 │ │ │ │ │ + andle r2, r6, fp, lsr #21 │ │ │ │ │ tsteq r3, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2455362,31 +2455134,31 @@ │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011384b8 │ │ │ │ │ - @ instruction: 0x011384b0 │ │ │ │ │ - andle r2, r6, fp, lsr #21 │ │ │ │ │ + tsteq r3, r0, lsl #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011384d8 │ │ │ │ │ @ instruction: 0x01138490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ │ sbcseq r8, r4, r8, ror #13 │ │ │ │ │ tsteq r3, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ - tsteq r3, r0, lsl r5 │ │ │ │ │ + @ instruction: 0x011384b8 │ │ │ │ │ andle r0, r0, fp, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011384d8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq r3, r8, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, asr fp │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2455398,17 +2455170,17 @@ │ │ │ │ │ @ instruction: 0x011384f8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r1, r0, ror #25 │ │ │ │ │ tsteq r3, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2455418,19 +2455190,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r5 │ │ │ │ │ adceq r1, ip, r8, lsr r4 │ │ │ │ │ cmpeq r0, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #10 │ │ │ │ │ - tsteq r3, r8, lsr r8 │ │ │ │ │ - eoreq r8, r2, #208, 20 @ 0xd0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #15 │ │ │ │ │ + tsteq r3, r8, ror #10 │ │ │ │ │ + eoreq r8, r2, #232, 20 @ 0xe8000 │ │ │ │ │ + tsteq r3, r0, asr #16 │ │ │ │ │ + andle pc, r6, r5, lsr r4 @ │ │ │ │ │ tsteq r3, r8, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror #11 │ │ │ │ │ tsteq r9, r8, lsl #15 │ │ │ │ │ @ instruction: 0x01138498 │ │ │ │ │ cmpeq r6, r8, lsl r4 @ │ │ │ │ │ @ instruction: 0x01138590 │ │ │ │ │ @@ -2455597,38 +2455369,38 @@ │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ │ adcseq r1, r4, r0, asr #18 │ │ │ │ │ ldrsbteq r2, [r5], r0 │ │ │ │ │ smlalbbeq r5, r0, r8, ip │ │ │ │ │ tsteq r3, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r6, r0, r0, ip │ │ │ │ │ + adcseq r6, r0, r0, lsr ip │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #16 │ │ │ │ │ - tsteq r3, r0, asr #16 │ │ │ │ │ - andle pc, r6, r5, lsr r4 @ │ │ │ │ │ - tsteq r3, r0, lsl #17 │ │ │ │ │ - andle r0, r0, r7, lsr r3 │ │ │ │ │ + tsteq r3, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ + tsteq r3, r8, asr #16 │ │ │ │ │ + andle r0, r0, r7, lsr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ tsteq r3, r8, ror #16 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r3, r0, ror r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #232, 20 @ 0xe8000 │ │ │ │ │ @ instruction: 0x011388b8 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01138898 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r3, r0, lsr #17 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x011388b0 │ │ │ │ │ @@ -2455641,30 +2455413,30 @@ │ │ │ │ │ tsteq r3, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #17 │ │ │ │ │ @ instruction: 0x011388d8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r8, r1, r8, lsr r8 │ │ │ │ │ + adcseq r8, r1, r8, lsl r8 │ │ │ │ │ @ instruction: 0x01138890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ │ tsteq r3, r0, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - adcseq r5, r5, r8, lsr #17 │ │ │ │ │ + ldrsbteq r5, [r5], r8 │ │ │ │ │ @ instruction: 0x0119e7d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #26 │ │ │ │ │ + tsteq r3, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @ instruction: 0x01138bf8 │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq ip, r6, r0, asr #7 │ │ │ │ │ @@ -2455812,15 +2455584,15 @@ │ │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ │ sbcseq r2, r4, r0, lsl ip │ │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ │ tsteq r3, r0, ror #19 │ │ │ │ │ tsteq r3, r0, lsl #23 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r3, r8, lsl #23 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x01138b90 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #11 │ │ │ │ │ @ instruction: 0x01138b98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #23 │ │ │ │ │ @@ -2455847,16 +2455619,16 @@ │ │ │ │ │ tsteq r3, r8, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #18 │ │ │ │ │ tsteq r3, r8, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - tsteq r3, r0, lsl #27 │ │ │ │ │ - eoreq r8, r2, #24, 22 @ 0x6000 │ │ │ │ │ + tsteq r3, r8, lsr #26 │ │ │ │ │ + eoreq r8, r2, #48, 22 @ 0xc000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ tsteq r3, r8, lsl #26 │ │ │ │ │ tsteq r3, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r8, asr ip │ │ │ │ │ @@ -2455917,16 +2455689,16 @@ │ │ │ │ │ tsteq r3, r0, lsr ip │ │ │ │ │ tsteq r3, r8, lsl sp │ │ │ │ │ strdeq r5, [r0, #-168] @ 0xffffff58 │ │ │ │ │ tsteq r3, r0, lsr #26 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr sp │ │ │ │ │ + tsteq r3, r8, lsl #27 │ │ │ │ │ + andle fp, r7, r7, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror sp │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ sbcseq r2, r4, r0, lsl ip │ │ │ │ │ tsteq r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2455938,21 +2455710,21 @@ │ │ │ │ │ tsteq r3, r8, asr #26 │ │ │ │ │ tsteq r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01138d90 │ │ │ │ │ - tsteq r3, r8, lsl #27 │ │ │ │ │ - andle fp, r7, r7, asr r9 │ │ │ │ │ - tsteq r3, r8, ror sl │ │ │ │ │ - andle r1, r0, fp, rrx │ │ │ │ │ + tsteq r3, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ │ + @ instruction: 0x01138d90 │ │ │ │ │ + andle r1, r0, fp, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #72, 22 @ 0x12000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq r3, r0, ror r9 │ │ │ │ │ @ instruction: 0x01138d98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2456682,15 +2456454,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svccc 0x00e00000 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, lsr ip │ │ │ │ │ + sbceq r2, r0, r0, lsl ip │ │ │ │ │ ldrdeq r8, [ip, -sp]! │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2456922,15 +2456694,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r2, r0, lsr #7 │ │ │ │ │ smlawteq r2, r1, r0, r6 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r0, asr #3 │ │ │ │ │ + adcseq sl, pc, r8, ror #3 │ │ │ │ │ @ instruction: 0x01227779 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r0, asr r8 │ │ │ │ │ smlawbeq r2, r5, r6, lr │ │ │ │ │ @@ -2456988,21 +2456760,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, ror #14 │ │ │ │ │ smlawteq r2, r5, sl, r7 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq sl, [pc], r8 │ │ │ │ │ + adcseq sl, pc, r0, lsl #16 │ │ │ │ │ @ instruction: 0x01226231 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ @ instruction: 0x0122a90d │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq r8, pc, r8, r6 @ │ │ │ │ │ msreq LR_svc, r1 │ │ │ │ │ @@ -2457071,27 +2456843,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r1, r8, ror #18 │ │ │ │ │ ldrdeq r8, [r2, -r1]! │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, ror sp │ │ │ │ │ + adcseq sl, sp, r8, asr #27 │ │ │ │ │ @ instruction: 0x0122377d │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r0, ror fp │ │ │ │ │ @ instruction: 0x0122d369 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, asr #18 │ │ │ │ │ + adcseq r9, sl, r8, lsl r9 │ │ │ │ │ @ instruction: 0x01227491 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, asr #8 │ │ │ │ │ smlawteq r2, r1, sp, r8 │ │ │ │ │ @@ -2457119,15 +2456891,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, ror r6 │ │ │ │ │ @ instruction: 0x0122b89d │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ - rscseq r0, ip, r0, lsl #23 │ │ │ │ │ + rscseq r8, fp, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0, #-168] @ 0xffffff58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ @@ -2457303,15 +2457075,15 @@ │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ tsteq r3, r0, lsl #6 │ │ │ │ │ tsteq r3, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r0, ror #5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r0, r8, asr #12 │ │ │ │ │ + adcseq r4, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0x0113a2b8 │ │ │ │ │ @ instruction: 0x0113a2f0 │ │ │ │ │ @ instruction: 0x0113a2d0 │ │ │ │ │ @ instruction: 0x0113a2f8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0, #-168] @ 0xffffff58 │ │ │ │ │ @@ -2457687,15 +2457459,15 @@ │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x0113a8d0 │ │ │ │ │ tsteq r3, r0, asr #17 │ │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ tsteq r3, r0, ror #17 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r9, ip, r8, asr #25 │ │ │ │ │ + strhteq r9, [ip], r8 │ │ │ │ │ tsteq r3, r8, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x0113a8f8 │ │ │ │ │ tsteq r3, r8, ror #17 │ │ │ │ │ tsteq r3, r0, lsl #18 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @@ -2457734,15 +2457506,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113a998 │ │ │ │ │ @ instruction: 0x0113a990 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r3, r8, lsl #17 │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #24 │ │ │ │ │ + tsteq r3, r8, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ tsteq r3, r8, asr sl │ │ │ │ │ tsteq r3, r0, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2457789,16 +2457561,16 @@ │ │ │ │ │ tsteq r3, r0, asr #19 │ │ │ │ │ tsteq r3, r8, ror #20 │ │ │ │ │ strdeq r5, [r0, #-168] @ 0xffffff58 │ │ │ │ │ tsteq r3, r0, ror sl │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #48, 22 @ 0xc000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #24 │ │ │ │ │ @ instruction: 0x0113aa98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0113aa90 │ │ │ │ │ sbcseq r2, r4, r0, lsl ip │ │ │ │ │ ldrdeq r1, [pc, -r8] │ │ │ │ │ tsteq r3, r8, lsr #19 │ │ │ │ │ tsteq r1, r8, ror #18 │ │ │ │ │ @@ -2458369,15 +2458141,15 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r8, ror r3 │ │ │ │ │ tsteq r3, r8, ror #6 │ │ │ │ │ @ instruction: 0x0113b390 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r3, r8, lsl #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - strdeq sp, [pc], r0 @ │ │ │ │ │ + adceq sp, pc, r0, lsr #4 │ │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0, #-168] @ 0xffffff58 │ │ │ │ │ tsteq r3, r8, asr #4 │ │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #22 │ │ │ │ │ @@ -2459064,15 +2458836,15 @@ │ │ │ │ │ tsteq r3, r0, asr lr │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r2 │ │ │ │ │ + tsteq r3, r8, asr #4 │ │ │ │ │ tsteq r3, r0, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsr r6 │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ tsteq r3, r8, ror #31 │ │ │ │ │ strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2459182,33 +2458954,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r0, r8, lsl r4 │ │ │ │ │ @ instruction: 0x012237ed │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, ror #29 │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ smlawteq r2, r5, r2, lr │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r0, lsl #1 │ │ │ │ │ strdeq r9, [r2, -r1]! │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, ror #8 │ │ │ │ │ + adcseq ip, pc, r0, asr #8 │ │ │ │ │ msreq R10_usr, r5 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, lsl ip │ │ │ │ │ + sbceq r2, r0, r8, lsr ip │ │ │ │ │ smlawbeq r2, r1, r3, sl │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r8, lsl #25 │ │ │ │ │ @ instruction: 0x01229201 │ │ │ │ │ @@ -2459272,15 +2459044,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, asr #3 │ │ │ │ │ @ instruction: 0x012250e1 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, asr #27 │ │ │ │ │ + sbceq r9, r2, r8, lsl lr │ │ │ │ │ @ instruction: 0x0122814d │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2459326,21 +2459098,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq pc, pc, r0, r9 @ │ │ │ │ │ @ instruction: 0x01227995 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq sp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq sp, r2, r0, ror #29 │ │ │ │ │ smlawbeq r2, r9, r8, r5 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r7, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r7, [r2], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x01226455 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2459368,15 +2459140,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r8, ror r8 │ │ │ │ │ @ instruction: 0x01223829 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, lsr ip │ │ │ │ │ + sbceq r7, r2, r0, ror #24 │ │ │ │ │ @ instruction: 0x01223851 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, lsr #26 │ │ │ │ │ @ instruction: 0x01223879 │ │ │ │ │ @@ -2459536,21 +2459308,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r0, lsl r2 │ │ │ │ │ ldrheq r3, [ip], #25 │ │ │ │ │ tsteq r3, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, lsr sl │ │ │ │ │ + strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ sbcseq r3, ip, r5, lsr #32 │ │ │ │ │ tsteq r3, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r0, lsr #7 │ │ │ │ │ + sbceq r4, r2, r8, asr #7 │ │ │ │ │ sbcseq r2, ip, sp, lsl #31 │ │ │ │ │ tsteq r3, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2459752,15 +2459524,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x012fb1e8 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r8, lsl r4 │ │ │ │ │ + sbceq lr, r2, r0, asr #8 │ │ │ │ │ ldrdeq r7, [ip, -r5]! │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2459770,15 +2459542,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r8, asr sl @ │ │ │ │ │ @ instruction: 0x012c8255 │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r0, ror #14 │ │ │ │ │ + adcseq r9, fp, r8, lsl #15 │ │ │ │ │ @ instruction: 0x012cd52d │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, lsr #7 │ │ │ │ │ @ instruction: 0x012c7e69 │ │ │ │ │ @@ -2459793,15 +2459565,15 @@ │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq pc, r0, r8, fp @ │ │ │ │ │ + sbceq pc, r0, r0, asr #23 │ │ │ │ │ strdeq ip, [ip, -r9]! │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ strheq r5, [r3], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x012cb509 │ │ │ │ │ @@ -2460320,44 +2460092,44 @@ │ │ │ │ │ tsteq r3, r0, lsl r2 │ │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r3, r0, lsr #4 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - tsteq r3, r8, ror #4 │ │ │ │ │ - eoreq r8, r2, #96, 22 @ 0x18000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #4 │ │ │ │ │ + tsteq r3, r0, lsr r2 │ │ │ │ │ + eoreq r8, r2, #120, 22 @ 0x1e000 │ │ │ │ │ + tsteq r3, r0, ror r2 │ │ │ │ │ + andle r1, r4, r8, lsl #24 │ │ │ │ │ tsteq r3, r0, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r5, r0, ror #29 │ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ │ + tsteq r3, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ │ - tsteq r3, r0, ror r2 │ │ │ │ │ - andle r1, r4, r8, lsl #24 │ │ │ │ │ - @ instruction: 0x0113d298 │ │ │ │ │ - andle r0, r0, sp, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #5 │ │ │ │ │ + tsteq r3, r8, ror r2 │ │ │ │ │ + andle r0, r0, sp, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113d298 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d2b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adceq r2, pc, r8, lsl #15 │ │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2460371,61 +2460143,61 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #6 │ │ │ │ │ + tsteq r3, r8, asr #6 │ │ │ │ │ tsteq r3, r0, lsl #6 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r3, r8, lsl #19 │ │ │ │ │ - sbceq r6, r1, r0, ror r1 │ │ │ │ │ + sbceq r6, r1, r8, asr #2 │ │ │ │ │ tsteq r3, r0, lsl r3 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq r3, r8, lsl r7 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ tsteq r3, r0, lsr r3 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ @ instruction: 0x0113d2f8 │ │ │ │ │ sbceq sl, r0, r0, lsr r0 │ │ │ │ │ - tsteq r3, r0, ror #6 │ │ │ │ │ - eoreq r8, r2, #168, 22 @ 0x2a000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #6 │ │ │ │ │ + tsteq r3, r0, asr #6 │ │ │ │ │ + eoreq r8, r2, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq r3, r8, ror #6 │ │ │ │ │ + ldrdle r0, [r7], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113d390 │ │ │ │ │ tsteq r3, r8, ror r3 │ │ │ │ │ - tsteq r3, r8, ror #6 │ │ │ │ │ - ldrdle r0, [r7], -r3 │ │ │ │ │ - tsteq r3, r8, lsr #7 │ │ │ │ │ andle r0, r0, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq pc, sl, r0, lr @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113d390 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r3, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ │ @ instruction: 0x0119e890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d3b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d3d8 │ │ │ │ │ @ instruction: 0x0113d3d0 │ │ │ │ │ @@ -2460433,19 +2460205,19 @@ │ │ │ │ │ adceq r2, pc, r0, asr #18 │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113d3f8 │ │ │ │ │ - tsteq r3, r0, asr r4 │ │ │ │ │ - eoreq r8, r2, #240, 22 @ 0x3c000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ │ + @ instruction: 0x0113d3f8 │ │ │ │ │ + eoreq r8, r2, #8, 24 @ 0x800 │ │ │ │ │ + tsteq r3, r8, ror r4 │ │ │ │ │ + andle lr, fp, r0, lsr r5 │ │ │ │ │ tsteq r3, r8, lsl #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r4 │ │ │ │ │ tsteq r3, r0, lsr #8 │ │ │ │ │ @@ -2460457,49 +2460229,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #8 │ │ │ │ │ tsteq r3, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #9 │ │ │ │ │ - tsteq r3, r8, ror r4 │ │ │ │ │ - andle lr, fp, r0, lsr r5 │ │ │ │ │ + tsteq r3, r0, asr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #9 │ │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl #7 │ │ │ │ │ tsteq r6, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ - adcseq pc, r5, r8, ror sp @ │ │ │ │ │ + adcseq pc, r5, r8, lsr #27 │ │ │ │ │ @ instruction: 0x0119e8d8 │ │ │ │ │ - @ instruction: 0x0113d4d0 │ │ │ │ │ + tsteq r3, r0, lsl #9 │ │ │ │ │ andle r0, r0, r9, lsl #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ @ instruction: 0x0113d498 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adceq r1, pc, r0, ror sp @ │ │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ │ + @ instruction: 0x0113d4d0 │ │ │ │ │ ldrsheq lr, [r5, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011352d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #8, 24 @ 0x800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #9 │ │ │ │ │ tsteq r3, r0, asr #9 │ │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2460507,53 +2460279,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r5 │ │ │ │ │ + tsteq r3, r8, lsr r5 │ │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, lr, r0, asr r5 │ │ │ │ │ @ instruction: 0x0119e8f0 │ │ │ │ │ - tsteq r3, r8, asr r5 │ │ │ │ │ - eoreq r8, r2, #56, 24 @ 0x3800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr r5 │ │ │ │ │ + tsteq r3, r0, lsr r5 │ │ │ │ │ + eoreq r8, r2, #80, 24 @ 0x5000 │ │ │ │ │ + tsteq r3, r0, ror #10 │ │ │ │ │ + andle lr, fp, sp, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r5 │ │ │ │ │ + tsteq r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ - tsteq r3, r0, ror #10 │ │ │ │ │ - andle lr, fp, sp, ror #16 │ │ │ │ │ - tsteq r3, r8, lsr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl #11 │ │ │ │ │ + tsteq r3, r8, ror r5 │ │ │ │ │ andle r0, r0, r4, lsl #2 │ │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #11 │ │ │ │ │ @ instruction: 0x0113d598 │ │ │ │ │ adcseq r4, pc, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x0113d5b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d5d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2460567,33 +2460339,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d5f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl r6 │ │ │ │ │ - tsteq r3, r0, lsr r6 │ │ │ │ │ - eoreq r8, r2, #128, 24 @ 0x8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r6 │ │ │ │ │ + tsteq r3, r0, lsl r6 │ │ │ │ │ + eoreq r8, r2, #152, 24 @ 0x9800 │ │ │ │ │ + tsteq r3, r0, asr #12 │ │ │ │ │ + @ instruction: 0xd00bedb3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #12 │ │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ │ - @ instruction: 0xd00bedb3 │ │ │ │ │ - strdeq r6, [sp], r0 @ │ │ │ │ │ - tsteq r3, r0, lsl #6 │ │ │ │ │ - tsteq r3, r8, lsl r7 │ │ │ │ │ - andle r1, r0, ip, ror #1 │ │ │ │ │ + tsteq r3, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #12 │ │ │ │ │ + adceq r6, sp, r0, ror #7 │ │ │ │ │ + tsteq r3, r0, lsl #6 │ │ │ │ │ + tsteq r3, r8, asr #12 │ │ │ │ │ + andle r1, r0, ip, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #176, 24 @ 0xb000 │ │ │ │ │ tsteq r3, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r9, lr, r8, r9 │ │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2460611,17 +2460383,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d6b0 │ │ │ │ │ tsteq r3, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r0, lsr fp │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #14 │ │ │ │ │ + tsteq r3, r8, lsl r7 │ │ │ │ │ tsteq r3, r0, asr #13 │ │ │ │ │ - sbceq sp, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113d6d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113d6d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2460636,16 +2460408,16 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #152, 24 @ 0x9800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ adcseq r3, r5, r0, asr #14 │ │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2460653,39 +2460425,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r7 │ │ │ │ │ + tsteq r3, r0, lsl #15 │ │ │ │ │ tsteq r3, r8, ror #14 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ adcseq r6, sp, r8, ror r1 │ │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ │ - tsteq r3, r8, lsr #15 │ │ │ │ │ - eoreq r8, r2, #200, 24 @ 0xc800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #15 │ │ │ │ │ + tsteq r3, r8, ror r7 │ │ │ │ │ + eoreq r8, r2, #224, 24 @ 0xe000 │ │ │ │ │ + @ instruction: 0x0113d7b0 │ │ │ │ │ + @ instruction: 0xd00be6be │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113d7b8 │ │ │ │ │ - @ instruction: 0x0113d7b0 │ │ │ │ │ - @ instruction: 0xd00be6be │ │ │ │ │ - tsteq r3, r0, lsl r8 │ │ │ │ │ - andle r0, r0, r8, asr r1 │ │ │ │ │ + tsteq r3, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #15 │ │ │ │ │ + @ instruction: 0x0113d7b8 │ │ │ │ │ + andle r0, r0, r8, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d7f8 │ │ │ │ │ @ instruction: 0x0113d7d8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2460695,19 +2460467,19 @@ │ │ │ │ │ @ instruction: 0x0113d7f0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #16 │ │ │ │ │ + tsteq r3, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #224, 24 @ 0xe000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #16 │ │ │ │ │ addeq lr, r2, r8, asr #17 │ │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #16 │ │ │ │ │ tsteq r3, r8, lsr r8 │ │ │ │ │ @@ -2460719,77 +2460491,77 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ │ adceq r4, r3, r0, asr #16 │ │ │ │ │ tsteq r3, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror r8 │ │ │ │ │ - @ instruction: 0x0113d890 │ │ │ │ │ - eoreq r8, r2, #16, 26 @ 0x400 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ │ + tsteq r3, r0, ror r8 │ │ │ │ │ + eoreq r8, r2, #40, 26 @ 0xa00 │ │ │ │ │ + @ instruction: 0x0113d898 │ │ │ │ │ + andle r1, sp, fp, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #17 │ │ │ │ │ - @ instruction: 0x0113d898 │ │ │ │ │ - andle r1, sp, fp, lsl #7 │ │ │ │ │ - @ instruction: 0x0113d8f0 │ │ │ │ │ - ldrdle r0, [r0], -r9 │ │ │ │ │ + @ instruction: 0x0113d890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d8b8 │ │ │ │ │ + tsteq r3, r0, lsr #17 │ │ │ │ │ + ldrdle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #64, 26 @ 0x1000 │ │ │ │ │ @ instruction: 0x0113d8b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r5, r8, ror sl @ │ │ │ │ │ @ instruction: 0x0119e9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #17 │ │ │ │ │ @ instruction: 0x0113d8d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r8, ror sl @ │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ tsteq r3, r0, ror #17 │ │ │ │ │ - sbceq sp, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [r2], #208 @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113d8f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d8f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr r9 │ │ │ │ │ + tsteq r3, r0, ror #18 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r3, r0, asr #18 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq r6, r6, r8, ror #31 │ │ │ │ │ + ldrhteq r6, [r6], r8 │ │ │ │ │ tsteq r3, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - @ instruction: 0x0113d9b0 │ │ │ │ │ - eoreq r8, r2, #88, 26 @ 0x1600 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #18 │ │ │ │ │ + tsteq r3, r8, asr r9 │ │ │ │ │ + eoreq r8, r2, #112, 26 @ 0x1c00 │ │ │ │ │ + @ instruction: 0x0113d9b8 │ │ │ │ │ + andle lr, fp, r7, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #19 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ @@ -2460801,115 +2460573,115 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #2 @ │ │ │ │ │ tsteq r3, r0, lsr #19 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r6, r8, lsr #27 │ │ │ │ │ @ instruction: 0x0113d8d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #19 │ │ │ │ │ - @ instruction: 0x0113d9b8 │ │ │ │ │ - andle lr, fp, r7, lsl r8 │ │ │ │ │ - tsteq r3, r0, ror #19 │ │ │ │ │ - andle r0, r0, r5, asr r0 │ │ │ │ │ + @ instruction: 0x0113d9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ │ + tsteq r3, r0, asr #19 │ │ │ │ │ + andle r0, r0, r5, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d9f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113d9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #20 │ │ │ │ │ - tsteq r3, r0, asr #20 │ │ │ │ │ - eoreq r8, r2, #160, 26 @ 0x2800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ + tsteq r3, r0, lsr #20 │ │ │ │ │ + eoreq r8, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + tsteq r3, r8, asr sl │ │ │ │ │ + andle r0, r9, r3, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #20 │ │ │ │ │ - tsteq r3, r8, asr sl │ │ │ │ │ - andle r0, r9, r3, lsl #19 │ │ │ │ │ + tsteq r3, r0, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #20 │ │ │ │ │ tsteq r3, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq pc, r8, r6, fp @ │ │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ │ - tsteq r3, r0, lsl #21 │ │ │ │ │ + tsteq r3, r0, ror #20 │ │ │ │ │ andle r0, r0, r3, lsl r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113da90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113da98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113dad0 │ │ │ │ │ + @ instruction: 0x0113dad8 │ │ │ │ │ tsteq r3, r0, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r5, r0, r0, r9 │ │ │ │ │ @ instruction: 0x0119e9f8 │ │ │ │ │ - @ instruction: 0x0113daf0 │ │ │ │ │ - eoreq r8, r2, #232, 26 @ 0x3a00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113dad8 │ │ │ │ │ + @ instruction: 0x0113dad0 │ │ │ │ │ + eoreq r8, r2, #0, 28 │ │ │ │ │ + @ instruction: 0x0113daf8 │ │ │ │ │ + @ instruction: 0xd0090bb3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #22 │ │ │ │ │ - @ instruction: 0x0113daf8 │ │ │ │ │ - @ instruction: 0xd0090bb3 │ │ │ │ │ - tsteq r3, r8, lsr fp │ │ │ │ │ - andle r0, r0, sl, ror #4 │ │ │ │ │ + @ instruction: 0x0113daf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl fp │ │ │ │ │ + tsteq r3, r0, lsl #22 │ │ │ │ │ + andle r0, r0, sl, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #24, 28 @ 0x180 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #22 │ │ │ │ │ + tsteq r3, r8, lsr fp │ │ │ │ │ tsteq r3, r0, lsr fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r5, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #0, 28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #22 │ │ │ │ │ tsteq r3, r8, asr fp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2460919,41 +2460691,41 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113db90 │ │ │ │ │ - @ instruction: 0x0113dbb8 │ │ │ │ │ - eoreq r8, r2, #48, 28 @ 0x300 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113db98 │ │ │ │ │ + @ instruction: 0x0113db90 │ │ │ │ │ + eoreq r8, r2, #72, 28 @ 0x480 │ │ │ │ │ + tsteq r3, r0, asr #23 │ │ │ │ │ + @ instruction: 0xd0090bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #23 │ │ │ │ │ adcseq r0, r2, r0, ror #3 │ │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dbb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #23 │ │ │ │ │ - tsteq r3, r0, asr #23 │ │ │ │ │ - @ instruction: 0xd0090bb4 │ │ │ │ │ - tsteq r3, r8, ror #23 │ │ │ │ │ - andle r0, r0, r9, ror #4 │ │ │ │ │ + @ instruction: 0x0113dbb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dbd0 │ │ │ │ │ + tsteq r3, r8, asr #23 │ │ │ │ │ + andle r0, r0, r9, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dbd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dbf0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dbf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ │ tsteq r3, r8, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r8, lsr #11 │ │ │ │ │ @@ -2460967,49 +2460739,49 @@ │ │ │ │ │ tsteq r3, r0, lsr ip │ │ │ │ │ sbcseq r8, r4, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq pc, [r3], #88 @ 0x58 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr ip │ │ │ │ │ - tsteq r3, r8, ror ip │ │ │ │ │ - eoreq r8, r2, #120, 28 @ 0x780 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr ip │ │ │ │ │ + tsteq r3, r0, asr ip │ │ │ │ │ + eoreq r8, r2, #144, 28 @ 0x900 │ │ │ │ │ + tsteq r3, r0, lsl #25 │ │ │ │ │ + andle r0, r9, sl, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113dcb0 │ │ │ │ │ @ instruction: 0x0113dc98 │ │ │ │ │ - tsteq r3, r0, lsl #25 │ │ │ │ │ - andle r0, r9, sl, ror #30 │ │ │ │ │ - tsteq r3, r8, asr #25 │ │ │ │ │ andle r0, r0, r8, lsl #12 │ │ │ │ │ @ instruction: 0x0113dc90 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq fp, r5, r0, asr #21 │ │ │ │ │ tsteq r3, r8, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113dcb0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #168, 28 @ 0xa80 │ │ │ │ │ tsteq r3, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ tsteq r9, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dcb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dcd0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dcd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2461029,60 +2460801,60 @@ │ │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ tsteq r3, r0, lsr sp │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #26 │ │ │ │ │ - tsteq r3, r8, ror sp │ │ │ │ │ - eoreq r8, r2, #192, 28 @ 0xc00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #26 │ │ │ │ │ + tsteq r3, r8, asr #26 │ │ │ │ │ + eoreq r8, r2, #216, 28 @ 0xd80 │ │ │ │ │ + tsteq r3, r0, lsl #27 │ │ │ │ │ + mulle r9, r7, r5 │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r0, r8, lsr r7 │ │ │ │ │ + adcseq sp, r0, r8, ror #13 │ │ │ │ │ tsteq r9, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #27 │ │ │ │ │ - tsteq r3, r0, lsl #27 │ │ │ │ │ - mulle r9, r7, r5 │ │ │ │ │ - @ instruction: 0x0113ddb0 │ │ │ │ │ - andle r0, r0, r4, ror r2 │ │ │ │ │ + tsteq r3, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dd90 │ │ │ │ │ + tsteq r3, r8, lsl #27 │ │ │ │ │ + andle r0, r0, r4, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dd98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113ddb8 │ │ │ │ │ + @ instruction: 0x0113ddb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #216, 28 @ 0xd80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113ddb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011352d8 │ │ │ │ │ @ instruction: 0x0113ddd8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r5, r8, asr #14 │ │ │ │ │ tsteq r3, r8, lsr #27 │ │ │ │ │ @ instruction: 0x0113ddf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0113ddf0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r7, r5, r8, ror sp │ │ │ │ │ + adcseq r7, r5, r8, ror #25 │ │ │ │ │ tsteq r3, r8, asr #27 │ │ │ │ │ tsteq pc, r8, asr lr @ │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ tsteq r3, r8, ror lr │ │ │ │ │ smlatteq sp, r0, lr, sp │ │ │ │ │ tsteq r3, r0, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2461101,15 +2460873,15 @@ │ │ │ │ │ tsteq r3, r0, asr lr │ │ │ │ │ tsteq r3, r8, lsr lr │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ │ tsteq r3, r8, asr #28 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr lr │ │ │ │ │ tsteq r3, r0, ror lr │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2461119,61 +2460891,61 @@ │ │ │ │ │ @ instruction: 0x0113de90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, sp, r8, asr #23 │ │ │ │ │ tsteq r9, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #29 │ │ │ │ │ + tsteq r3, r8, asr #29 │ │ │ │ │ @ instruction: 0x0113deb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, sp, r0, asr #22 │ │ │ │ │ tsteq r9, r0, lsr #21 │ │ │ │ │ - tsteq r3, r0, ror #29 │ │ │ │ │ - eoreq r8, r2, #8, 30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #29 │ │ │ │ │ + tsteq r3, r0, asr #29 │ │ │ │ │ + eoreq r8, r2, #32, 30 @ 0x80 │ │ │ │ │ + tsteq r3, r8, ror #29 │ │ │ │ │ + ldrdle ip, [lr], -ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ded0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ded8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113def0 │ │ │ │ │ - tsteq r3, r8, ror #29 │ │ │ │ │ - ldrdle ip, [lr], -ip @ │ │ │ │ │ - tsteq r3, r8, lsl pc │ │ │ │ │ - andle r0, r0, r8, lsr r1 │ │ │ │ │ + tsteq r3, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113def8 │ │ │ │ │ + @ instruction: 0x0113def0 │ │ │ │ │ + andle r0, r0, r8, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #30 │ │ │ │ │ + tsteq r3, r8, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #32, 30 @ 0x80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr pc │ │ │ │ │ - tsteq r3, r8, lsr #31 │ │ │ │ │ - eoreq r8, r2, #80, 30 @ 0x140 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #30 │ │ │ │ │ + tsteq r3, r8, asr pc │ │ │ │ │ + eoreq r8, r2, #104, 30 @ 0x1a0 │ │ │ │ │ + tsteq r3, r8, asr #31 │ │ │ │ │ + ldrdle r1, [r9], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #31 │ │ │ │ │ @ instruction: 0x0113df98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl #31 │ │ │ │ │ @@ -2461183,38 +2460955,38 @@ │ │ │ │ │ @ instruction: 0x0113df90 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, r3, r0, lsr sl │ │ │ │ │ adcseq r1, r1, r8, lsl #1 │ │ │ │ │ @ instruction: 0x0119eab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113dfd0 │ │ │ │ │ - tsteq r3, r8, asr #31 │ │ │ │ │ - ldrdle r1, [r9], -r5 │ │ │ │ │ + tsteq r3, r8, lsr #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113dfd8 │ │ │ │ │ @ instruction: 0x0113dfb8 │ │ │ │ │ sbceq r9, r3, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113dfb0 │ │ │ │ │ - @ instruction: 0x0113dff0 │ │ │ │ │ + @ instruction: 0x0113dfd0 │ │ │ │ │ andle r0, r0, pc, lsr #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113dfd8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113dff0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113dff8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ - adceq r8, r6, r0, lsl #23 │ │ │ │ │ + adceq r0, r7, r0, lsl #23 │ │ │ │ │ tsteq r3, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #32 │ │ │ │ │ adcseq r4, r5, r0, lsr #24 │ │ │ │ │ smlaltbeq ip, r0, r8, pc @ │ │ │ │ │ @@ -2461245,67 +2461017,67 @@ │ │ │ │ │ tsteq r3, r8, lsl #1 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ @ instruction: 0x0113e098 │ │ │ │ │ ldrdeq sp, [pc, -r0] │ │ │ │ │ ldrshteq sp, [r4], r0 │ │ │ │ │ @ instruction: 0x011353f0 │ │ │ │ │ tsteq r3, r0, lsr #1 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r3, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #2 │ │ │ │ │ + tsteq r3, r0, lsr #2 │ │ │ │ │ tsteq r3, r0, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq lr, [r3, -r0] │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrsbeq lr, [r3, -r8] │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ adcseq ip, r0, r0, lsl #14 │ │ │ │ │ tsteq r9, r8, ror #21 │ │ │ │ │ - tsteq r3, r8, lsr r1 │ │ │ │ │ - eoreq r8, r2, #152, 30 @ 0x260 │ │ │ │ │ + tsteq r3, r0, lsl #2 │ │ │ │ │ + eoreq r8, r2, #176, 30 @ 0x2c0 │ │ │ │ │ ldrsheq lr, [r3, -r8] │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ tsteq r3, r0, ror r0 │ │ │ │ │ tsteq r3, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr #2 │ │ │ │ │ + tsteq r3, r0, asr #2 │ │ │ │ │ + andle r1, r9, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ ldrsbteq r1, [r0], r0 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #2 │ │ │ │ │ - tsteq r3, r0, asr #2 │ │ │ │ │ - andle r1, r9, r0, lsr r8 │ │ │ │ │ - tsteq r3, r8, ror #2 │ │ │ │ │ - mulle r0, ip, r0 │ │ │ │ │ + tsteq r3, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r1 │ │ │ │ │ + tsteq r3, r8, asr #2 │ │ │ │ │ + mulle r0, ip, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r2, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #3 │ │ │ │ │ tsteq r3, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2461318,52 +2461090,52 @@ │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #3 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r7, r6, r0, lr │ │ │ │ │ + adcseq r7, r6, r0, ror #28 │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113e1f0 │ │ │ │ │ + @ instruction: 0x0113e1f8 │ │ │ │ │ tsteq r3, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r1, r0, asr #1 │ │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ │ - tsteq r3, r0, lsl r2 │ │ │ │ │ - eoreq r8, r2, #224, 30 @ 0x380 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113e1f8 │ │ │ │ │ + @ instruction: 0x0113e1f0 │ │ │ │ │ + eoreq r9, r2, #8 │ │ │ │ │ + tsteq r3, r8, lsr #4 │ │ │ │ │ + andle sp, pc, lr, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r2 │ │ │ │ │ - tsteq r3, r8, lsr #4 │ │ │ │ │ - andle sp, pc, lr, lsl #16 │ │ │ │ │ + tsteq r3, r0, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr r2 │ │ │ │ │ tsteq r3, r0, lsr #4 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #29 │ │ │ │ │ - tsteq r3, r0, asr r2 │ │ │ │ │ + tsteq r3, r0, lsr r2 │ │ │ │ │ andle r0, r0, r1, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #8 │ │ │ │ │ tsteq r3, r0, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2461377,31 +2461149,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113e2b8 │ │ │ │ │ - @ instruction: 0x0113e2d8 │ │ │ │ │ - eoreq r9, r2, #56 @ 0x38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #5 │ │ │ │ │ + @ instruction: 0x0113e2b8 │ │ │ │ │ + eoreq r9, r2, #80 @ 0x50 │ │ │ │ │ + tsteq r3, r0, ror #5 │ │ │ │ │ + andle r5, r4, r3, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #5 │ │ │ │ │ - tsteq r3, r0, ror #5 │ │ │ │ │ - andle r5, r4, r3, lsl #24 │ │ │ │ │ - tsteq r3, r0, ror #6 │ │ │ │ │ - andle r0, r0, sl, lsl #4 │ │ │ │ │ + @ instruction: 0x0113e2d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r3 │ │ │ │ │ + tsteq r3, r8, ror #5 │ │ │ │ │ + andle r0, r0, sl, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x0113e2f8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r3, r0, lsl #6 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ tsteq r3, r0, lsl r3 │ │ │ │ │ @@ -2461421,67 +2461193,67 @@ │ │ │ │ │ tsteq r3, r8, asr #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r1, r8, ror #18 │ │ │ │ │ @ instruction: 0x0113e2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01135490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #7 │ │ │ │ │ - tsteq r3, r8, ror #7 │ │ │ │ │ - eoreq r9, r2, #128 @ 0x80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #7 │ │ │ │ │ + tsteq r3, r8, lsr #7 │ │ │ │ │ + eoreq r9, r2, #152 @ 0x98 │ │ │ │ │ + @ instruction: 0x0113e3f0 │ │ │ │ │ + andle r2, r5, lr, lsl r2 │ │ │ │ │ @ instruction: 0x0113e3b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, sl, r8, asr lr │ │ │ │ │ tsteq r9, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ │ @ instruction: 0x0113e3d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, ror #30 │ │ │ │ │ @ instruction: 0x0119ebd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113e3f8 │ │ │ │ │ - @ instruction: 0x0113e3f0 │ │ │ │ │ - andle r2, r5, lr, lsl r2 │ │ │ │ │ - tsteq r3, r8, lsr #8 │ │ │ │ │ - andle r2, r0, r5, ror #3 │ │ │ │ │ + tsteq r3, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x0113e3f8 │ │ │ │ │ + andle r2, r0, r5, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r4 │ │ │ │ │ + tsteq r3, r8, lsr #8 │ │ │ │ │ tsteq r3, r0, lsr #8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #152 @ 0x98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e4b0 │ │ │ │ │ tsteq r3, r0, asr r4 │ │ │ │ │ @@ -2461523,23 +2461295,23 @@ │ │ │ │ │ tsteq r3, r0, asr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r3, r8, lsl sl │ │ │ │ │ @ instruction: 0x0119ebf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl r5 │ │ │ │ │ + tsteq r3, r8, lsr #10 │ │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r5, r0, asr #27 │ │ │ │ │ + adcseq r0, r5, r0, lsl #27 │ │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ │ - tsteq r3, r0, lsl r7 │ │ │ │ │ - eoreq r9, r2, #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #10 │ │ │ │ │ + tsteq r3, r0, lsl r5 │ │ │ │ │ + eoreq r9, r2, #224 @ 0xe0 │ │ │ │ │ + tsteq r3, r8, lsr #14 │ │ │ │ │ + strdle r7, [sl], -r9 │ │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2461657,33 +2461429,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0113e6b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr r7 │ │ │ │ │ - tsteq r3, r8, lsr #14 │ │ │ │ │ - strdle r7, [sl], -r9 │ │ │ │ │ + tsteq r3, r0, lsl r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr r7 │ │ │ │ │ tsteq r3, r0, lsr #14 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ @ instruction: 0x0113e4d0 │ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ │ - tsteq r3, r0, asr r7 │ │ │ │ │ + tsteq r3, r0, lsr r7 │ │ │ │ │ strhle r0, [r0], -sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #224 @ 0xe0 │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, ror #14 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ umlalseq r1, r9, r8, r4 │ │ │ │ │ tsteq r2, r8, asr #30 │ │ │ │ │ ldrdeq pc, [pc], r0 @ │ │ │ │ │ @@ -2461705,45 +2461477,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e7b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113e7f8 │ │ │ │ │ + tsteq r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r0, ror #15 │ │ │ │ │ @ instruction: 0x0113e7d0 │ │ │ │ │ tsteq r3, r8, ror #15 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ - tsteq r3, r8, lsl r8 │ │ │ │ │ - eoreq r9, r2, #16, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #16 │ │ │ │ │ + @ instruction: 0x0113e7f8 │ │ │ │ │ + eoreq r9, r2, #40, 2 │ │ │ │ │ + tsteq r3, r8, lsr r8 │ │ │ │ │ + andle r4, r5, r6, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #16 │ │ │ │ │ - tsteq r3, r8, lsr r8 │ │ │ │ │ - andle r4, r5, r6, ror #10 │ │ │ │ │ + tsteq r3, r8, lsl r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ - @ instruction: 0x0113e890 │ │ │ │ │ + tsteq r3, r0, asr #16 │ │ │ │ │ andle r0, r0, r1, lsr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #64, 2 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r8, ror #16 │ │ │ │ │ @@ -2461753,17 +2461525,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113e890 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e898 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e8b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2461775,19 +2461547,19 @@ │ │ │ │ │ @ instruction: 0x0113e8d0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlalseq lr, r5, r0, r3 │ │ │ │ │ tsteq r3, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113e8f0 │ │ │ │ │ - tsteq r3, r8, asr r9 │ │ │ │ │ - eoreq r9, r2, #88, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #18 │ │ │ │ │ + @ instruction: 0x0113e8f0 │ │ │ │ │ + eoreq r9, r2, #112, 2 │ │ │ │ │ + tsteq r3, r0, ror r9 │ │ │ │ │ + ldrdle r0, [r2], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ │ @ instruction: 0x0113e8f8 │ │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2461803,25 +2461575,25 @@ │ │ │ │ │ tsteq r3, r0, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, ror r4 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror r9 │ │ │ │ │ - tsteq r3, r0, ror r9 │ │ │ │ │ - ldrdle r0, [r2], -sl │ │ │ │ │ + tsteq r3, r8, asr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113e9b8 │ │ │ │ │ tsteq r3, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r0, lsl #15 │ │ │ │ │ @ instruction: 0x0119ecb0 │ │ │ │ │ - tsteq r3, r0, ror #19 │ │ │ │ │ + tsteq r3, r8, ror r9 │ │ │ │ │ andle r0, r0, r1, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113e9b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #136, 2 @ 0x22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x0113e990 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ @ instruction: 0x0113e9b0 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ tsteq r3, r0, lsr #19 │ │ │ │ │ @@ -2461837,69 +2461609,69 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e9d8 │ │ │ │ │ @ instruction: 0x0113e9d0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r2, r0, lsr #1 │ │ │ │ │ @ instruction: 0x0113e998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113e9f8 │ │ │ │ │ - adceq fp, sp, r8, asr #30 │ │ │ │ │ + adceq fp, sp, r8, ror #30 │ │ │ │ │ tsteq lr, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #20 │ │ │ │ │ + tsteq r3, r0, ror #20 │ │ │ │ │ tsteq r3, r0, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq ip, r0, r8, pc @ │ │ │ │ │ - tsteq r3, r8, ror sl │ │ │ │ │ - eoreq r9, r2, #160, 2 @ 0x28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #20 │ │ │ │ │ + tsteq r3, r8, asr #20 │ │ │ │ │ + eoreq r9, r2, #184, 2 @ 0x2e │ │ │ │ │ + tsteq r3, r0, lsl #21 │ │ │ │ │ + andle fp, r8, r8, lsr #18 │ │ │ │ │ tsteq r3, r8, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r5, r8, asr r0 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #21 │ │ │ │ │ - tsteq r3, r0, lsl #21 │ │ │ │ │ - andle fp, r8, r8, lsr #18 │ │ │ │ │ - @ instruction: 0x0113eab0 │ │ │ │ │ - andle r0, r0, r6, ror #4 │ │ │ │ │ + tsteq r3, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ea98 │ │ │ │ │ - adceq sl, sp, r0, asr r3 │ │ │ │ │ + tsteq r3, r8, lsl #21 │ │ │ │ │ + andle r0, r0, r6, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #208, 2 @ 0x34 │ │ │ │ │ + adceq sl, sp, r0, ror r3 │ │ │ │ │ tsteq lr, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113eab0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113eab8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ead8 │ │ │ │ │ @ instruction: 0x0113ead0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl #15 │ │ │ │ │ @@ -2461913,51 +2461685,51 @@ │ │ │ │ │ ldrshteq pc, [r0], r8 @ │ │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ │ tsteq r3, r8, lsl r0 │ │ │ │ │ ldrdeq ip, [r0, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr fp │ │ │ │ │ + tsteq r3, r0, asr fp │ │ │ │ │ tsteq r3, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq pc, [r6], r0 @ │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ tsteq r3, r8, ror #4 │ │ │ │ │ tsteq r3, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ │ - tsteq r3, r8, ror #22 │ │ │ │ │ - eoreq r9, r2, #232, 2 @ 0x3a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr fp │ │ │ │ │ + tsteq r3, r8, lsr fp │ │ │ │ │ + eoreq r9, r2, #0, 4 │ │ │ │ │ + tsteq r3, r0, ror fp │ │ │ │ │ + andle r0, r1, pc, asr fp │ │ │ │ │ tsteq r3, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r2, lr, r0, ror fp │ │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror fp │ │ │ │ │ - tsteq r3, r0, ror fp │ │ │ │ │ - andle r0, r1, pc, asr fp │ │ │ │ │ - @ instruction: 0x0113eb98 │ │ │ │ │ - andle r0, r0, r1, asr #5 │ │ │ │ │ + tsteq r3, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #23 │ │ │ │ │ + tsteq r3, r8, ror fp │ │ │ │ │ + andle r0, r0, r1, asr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113eb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113eb98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0113ebb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2461965,35 +2461737,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ebd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ebd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #23 │ │ │ │ │ - tsteq r3, r8, lsl ip │ │ │ │ │ - eoreq r9, r2, #48, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ebf0 │ │ │ │ │ + tsteq r3, r8, ror #23 │ │ │ │ │ + eoreq r9, r2, #72, 4 @ 0x80000004 │ │ │ │ │ + tsteq r3, r0, lsr #24 │ │ │ │ │ + andle r3, r7, r6, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ebf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #24 │ │ │ │ │ + tsteq r3, r8, lsl ip │ │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ │ strdeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ - tsteq r3, r0, lsr #24 │ │ │ │ │ - andle r3, r7, r6, ror #25 │ │ │ │ │ - tsteq r3, r8, ror ip │ │ │ │ │ - andle r0, r0, r9, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #24 │ │ │ │ │ + tsteq r3, r8, lsr #24 │ │ │ │ │ + andle r0, r0, r9, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #96, 4 │ │ │ │ │ tsteq r3, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2462001,19 +2461773,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #24 │ │ │ │ │ tsteq r3, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113ec90 │ │ │ │ │ + tsteq r3, r8, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #72, 4 @ 0x80000004 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113ec90 │ │ │ │ │ tsteq r3, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2462029,29 +2461801,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ecd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ecd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #25 │ │ │ │ │ - tsteq r3, r0, lsl sp │ │ │ │ │ - eoreq r9, r2, #120, 4 @ 0x80000007 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113ecf0 │ │ │ │ │ + tsteq r3, r8, ror #25 │ │ │ │ │ + eoreq r9, r2, #144, 4 │ │ │ │ │ + tsteq r3, r0, ror #26 │ │ │ │ │ + andle sl, r5, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #26 │ │ │ │ │ - tsteq r3, r0, ror #26 │ │ │ │ │ - andle sl, r5, r0, ror r9 │ │ │ │ │ + tsteq r3, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #27 │ │ │ │ │ tsteq r3, r0, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119edd0 │ │ │ │ │ @ instruction: 0x0113e190 │ │ │ │ │ rscseq pc, sl, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2462062,18 +2461834,18 @@ │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119edd0 │ │ │ │ │ - tsteq r3, r0, asr #27 │ │ │ │ │ + tsteq r3, r8, ror #26 │ │ │ │ │ andle r0, r0, r1, lsr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, pc, r0, lsl pc @ │ │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2462085,18 +2461857,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ @ instruction: 0x0113edb0 │ │ │ │ │ strdeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113edf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #144, 4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x0113edd8 │ │ │ │ │ tsteq r3, r8, asr #27 │ │ │ │ │ tsteq r3, r0, ror #27 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ @@ -2462117,39 +2461889,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #28 │ │ │ │ │ - tsteq r3, r8, lsl #29 │ │ │ │ │ - eoreq r9, r2, #192, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror lr │ │ │ │ │ + tsteq r3, r8, asr #28 │ │ │ │ │ + eoreq r9, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + @ instruction: 0x0113ee90 │ │ │ │ │ + andle fp, r1, r5, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ │ tsteq r3, r0, asr lr │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113ee98 │ │ │ │ │ - @ instruction: 0x0113ee90 │ │ │ │ │ - andle fp, r1, r5, lsr r2 │ │ │ │ │ - tsteq r3, r0, ror #29 │ │ │ │ │ - andle r0, r0, ip, asr #1 │ │ │ │ │ + tsteq r3, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113eeb8 │ │ │ │ │ + @ instruction: 0x0113ee98 │ │ │ │ │ + andle r0, r0, ip, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #240, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ @ instruction: 0x0113eeb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2462157,17 +2461929,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113eed8 │ │ │ │ │ @ instruction: 0x0113eed0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, pc, r8, lsl r3 @ │ │ │ │ │ @ instruction: 0x0119ee90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113eef8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #216, 4 @ 0x8000000d │ │ │ │ │ @ instruction: 0x0113eef0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r7, [pc], r0 @ │ │ │ │ │ tsteq r9, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2462177,49 +2461949,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #30 │ │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ │ - tsteq r3, r8, lsl #31 │ │ │ │ │ - eoreq r9, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r9, r2, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r3, r8, asr #30 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #30 │ │ │ │ │ + tsteq r3, r8, lsr #31 │ │ │ │ │ + andle r0, r7, r0, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror pc │ │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r2, r8, lsr #29 │ │ │ │ │ tsteq r3, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113efb0 │ │ │ │ │ - tsteq r3, r8, lsr #31 │ │ │ │ │ - andle r0, r7, r0, asr #16 │ │ │ │ │ + tsteq r3, r8, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr #3 @ │ │ │ │ │ @ instruction: 0x0113ef98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ - tsteq r3, r8, ror #3 @ │ │ │ │ │ + @ instruction: 0x0113efb0 │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, asr #3 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq r3, r0, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr r4 @ │ │ │ │ │ @ instruction: 0x0119eed8 │ │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ │ sbceq r9, r0, r8, asr #22 │ │ │ │ │ @ instruction: 0x0113efd8 │ │ │ │ │ @@ -2462230,15 +2462002,15 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0113eff0 │ │ │ │ │ sbceq r3, r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0x0113eff8 │ │ │ │ │ sbcseq r8, r4, r0, ror r6 │ │ │ │ │ tsteq r3, r8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - sbceq r0, r8, r0, lsl #23 │ │ │ │ │ + sbceq r8, r7, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ tsteq r3, r0, lsr r0 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r3, r8, lsl r0 @ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r3, r0, lsr #32 @ │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @@ -2462351,63 +2462123,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #3 @ │ │ │ │ │ @ instruction: 0x0113f1d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r0, ror #16 │ │ │ │ │ @ instruction: 0x0119eef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror #3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f1f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f1f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr #4 @ │ │ │ │ │ - tsteq r3, r0, ror #4 @ │ │ │ │ │ - eoreq r9, r2, #80, 6 @ 0x40000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #4 @ │ │ │ │ │ + tsteq r3, r8, lsr #4 @ │ │ │ │ │ + eoreq r9, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + tsteq r3, r8, ror #4 @ │ │ │ │ │ + mulle r5, r4, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, ror #4 │ │ │ │ │ tsteq r3, r0, asr #4 @ │ │ │ │ │ tsteq r3, r0, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror r2 @ │ │ │ │ │ - tsteq r3, r8, ror #4 @ │ │ │ │ │ - mulle r5, r4, r7 │ │ │ │ │ - tsteq r3, r0, lsr #5 @ │ │ │ │ │ - andle r0, r0, sl, ror #19 │ │ │ │ │ + tsteq r3, r0, ror #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror r2 @ │ │ │ │ │ + tsteq r3, r0, ror r2 @ │ │ │ │ │ + andle r0, r0, sl, ror #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f290 │ │ │ │ │ tsteq r3, r8, lsl #5 @ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r3, r8, asr #5 │ │ │ │ │ sbceq r0, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #5 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #5 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #5 @ │ │ │ │ │ tsteq r3, r0, asr #5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2462419,69 +2462191,69 @@ │ │ │ │ │ tsteq r3, r0, ror #5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ │ tsteq sl, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #6 @ │ │ │ │ │ - tsteq r3, r0, lsr #6 @ │ │ │ │ │ - eoreq r9, r2, #152, 6 @ 0x60000002 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #6 @ │ │ │ │ │ + tsteq r3, r0, lsl #6 @ │ │ │ │ │ + eoreq r9, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + tsteq r3, r8, lsr #6 @ │ │ │ │ │ + mulle r5, pc, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #6 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #6 @ │ │ │ │ │ tsteq r3, r8, asr r3 @ │ │ │ │ │ - tsteq r3, r8, lsr #6 @ │ │ │ │ │ - mulle r5, pc, r1 @ │ │ │ │ │ - tsteq r3, r8, ror r3 @ │ │ │ │ │ andle r0, r0, r0, asr fp │ │ │ │ │ tsteq r3, r8, asr #6 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r3, r0, asr #6 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r3, r8, asr #17 │ │ │ │ │ + strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r3, r0, asr r3 @ │ │ │ │ │ tsteq r3, r8, lsr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, ror #6 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, ror r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f390 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq r3, r8, lsl #7 @ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r0, asr r6 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f3b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr #7 @ │ │ │ │ │ - tsteq r3, r0, asr r4 @ │ │ │ │ │ - eoreq r9, r2, #224, 6 @ 0x80000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #8 @ │ │ │ │ │ + tsteq r3, r8, asr #7 @ │ │ │ │ │ + eoreq r9, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ + tsteq r3, r8, ror r4 @ │ │ │ │ │ + andle r7, r0, lr, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, lsr #12 │ │ │ │ │ tsteq r3, r0, ror #7 @ │ │ │ │ │ @ instruction: 0x0113f3d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r0, ror #12 │ │ │ │ │ tsteq r3, r8, lsl #8 @ │ │ │ │ │ @@ -2462505,64 +2462277,64 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #8 @ │ │ │ │ │ tsteq r3, r0, asr #8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r0, asr #20 │ │ │ │ │ @ instruction: 0x011a7bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #9 @ │ │ │ │ │ - tsteq r3, r8, ror r4 @ │ │ │ │ │ - andle r7, r0, lr, lsl #11 │ │ │ │ │ + tsteq r3, r0, asr r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsl #9 @ │ │ │ │ │ tsteq r3, r0, ror #8 @ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ tsteq r3, r0, ror r4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ tsteq sl, r8, lsl #24 │ │ │ │ │ - tsteq r3, r0, lsr #9 @ │ │ │ │ │ + tsteq r3, r0, lsl #9 @ │ │ │ │ │ andle r0, r0, r5, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl #9 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsr #9 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #9 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f4b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f4b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f4d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113f4f8 │ │ │ │ │ @ instruction: 0x0113f4f0 │ │ │ │ │ - @ instruction: 0x0113f5b8 │ │ │ │ │ - eoreq r9, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r9, r2, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r3, r8, ror #9 @ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113f4f8 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ + tsteq r3, r0, asr #11 @ │ │ │ │ │ + andle r7, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113f5b0 │ │ │ │ │ tsteq r3, r0, lsl r5 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r2, r5, r8, asr sl │ │ │ │ │ + umlalseq r2, r5, r8, sl │ │ │ │ │ tsteq r6, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r3 @ │ │ │ │ │ tsteq r3, r8, ror #10 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r3, r0, lsr #10 @ │ │ │ │ │ smlaltbeq sp, r0, r8, r0 │ │ │ │ │ @@ -2462595,18 +2462367,18 @@ │ │ │ │ │ tsteq r3, r0, lsr #11 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r3, r8, lsr #11 @ │ │ │ │ │ sbceq r5, r0, r0, ror #4 │ │ │ │ │ @ instruction: 0x0113f590 │ │ │ │ │ tsteq r3, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0113f5b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr r6 @ │ │ │ │ │ tsteq r3, r0, lsr r6 @ │ │ │ │ │ - tsteq r3, r0, asr #11 @ │ │ │ │ │ - andle r7, r0, r8, ror r8 │ │ │ │ │ - tsteq r3, r0, lsl #21 @ │ │ │ │ │ andle r0, r0, r9, lsl #8 │ │ │ │ │ @ instruction: 0x0113f5d0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, lsl #25 │ │ │ │ │ @ instruction: 0x0113f598 │ │ │ │ │ @ instruction: 0x0113f5f8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -2462625,17 +2462397,17 @@ │ │ │ │ │ tsteq r3, r8, lsl r6 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r2, r8, lsl #3 │ │ │ │ │ tsteq r3, r0, ror #11 @ │ │ │ │ │ tsteq r3, r8, lsr #12 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r3, r0, lsl #12 @ │ │ │ │ │ - sbceq r2, r3, r8, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr r6 @ │ │ │ │ │ + strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror sl @ │ │ │ │ │ tsteq r3, r0, asr r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr #8 │ │ │ │ │ @@ -2462645,15 +2462417,15 @@ │ │ │ │ │ tsteq r3, r8, ror #12 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl #13 @ │ │ │ │ │ tsteq sl, r0, lsr #24 │ │ │ │ │ tsteq r3, r8, ror r6 @ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ │ - sbceq pc, r0, r0, asr #23 │ │ │ │ │ + smulleq pc, r0, r8, fp @ │ │ │ │ │ tsteq r3, r8, lsl #13 @ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #13 @ │ │ │ │ │ @ instruction: 0x0113f698 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2462901,69 +2462673,69 @@ │ │ │ │ │ @ instruction: 0x0113f9f8 │ │ │ │ │ strhle r0, [r0], -r4 │ │ │ │ │ tsteq r3, r0, ror sl @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r3, r0, ror r8 @ │ │ │ │ │ tsteq r3, r0, ror #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, lsl #21 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #21 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113fa90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113fa98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113fab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113fad0 │ │ │ │ │ + tsteq r3, r8, ror #21 @ │ │ │ │ │ tsteq r3, r0, asr #21 @ │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r3, r8, asr sl @ │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ - tsteq r3, r0, lsl fp @ │ │ │ │ │ - eoreq r9, r2, #112, 8 @ 0x70000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, ror #21 @ │ │ │ │ │ + @ instruction: 0x0113fad0 │ │ │ │ │ + eoreq r9, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq r3, r8, lsr #22 @ │ │ │ │ │ + andle fp, r1, r4, asr #11 │ │ │ │ │ tsteq r3, r0, ror #21 @ │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r3, r8, ror #20 @ │ │ │ │ │ sbceq r6, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113faf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #22 @ │ │ │ │ │ tsteq r3, r0, lsl #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r7, r8, lsr #30 │ │ │ │ │ tsteq sl, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr fp @ │ │ │ │ │ - tsteq r3, r8, lsr #22 @ │ │ │ │ │ - andle fp, r1, r4, asr #11 │ │ │ │ │ + tsteq r3, r0, lsl fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, lsr fp @ │ │ │ │ │ tsteq r3, r0, lsr #22 @ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ @ instruction: 0x01120ab0 │ │ │ │ │ sbceq r2, r1, r8, ror #3 │ │ │ │ │ - tsteq r3, r0, asr fp @ │ │ │ │ │ + tsteq r3, r0, lsr fp @ │ │ │ │ │ andle r0, r0, r7, asr #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsr fp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, asr fp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr fp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror fp @ │ │ │ │ │ tsteq r3, r0, ror fp @ │ │ │ │ │ subeq r9, r9, r8, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2462985,53 +2462757,53 @@ │ │ │ │ │ @ instruction: 0x0113fbb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113fbf8 │ │ │ │ │ + tsteq r3, r0, lsl #24 @ │ │ │ │ │ @ instruction: 0x0113fbd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, ror #12 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ - tsteq r3, r0, lsr #24 @ │ │ │ │ │ - eoreq r9, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + @ instruction: 0x0113fbf8 │ │ │ │ │ + eoreq r9, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ @ instruction: 0x0113fbf0 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r3, r8, lsl #23 @ │ │ │ │ │ strhle r0, [r0], -r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsl #24 @ │ │ │ │ │ + tsteq r3, r8, lsr #24 @ │ │ │ │ │ + @ instruction: 0xd0009dba │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r0, lsr ip @ │ │ │ │ │ - tsteq r3, r8, lsr #24 @ │ │ │ │ │ - @ instruction: 0xd0009dba │ │ │ │ │ - tsteq r3, r0, ror #24 @ │ │ │ │ │ - andle r0, r0, r8, ror #10 │ │ │ │ │ + tsteq r3, r0, lsr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr ip @ │ │ │ │ │ + tsteq r3, r0, lsr ip @ │ │ │ │ │ + andle r0, r0, r8, ror #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr ip @ │ │ │ │ │ tsteq r3, r0, asr ip @ │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r3, r8, ror #23 @ │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r0, ror #24 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #25 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r3, r0, ror ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01150af8 │ │ │ │ │ tsteq sl, r0, lsl #25 │ │ │ │ │ tsteq r3, r8, lsr #23 @ │ │ │ │ │ cmpeq r6, r0, lsl #16 │ │ │ │ │ tsteq r3, r8, lsl #25 @ │ │ │ │ │ @@ -2463081,47 +2462853,47 @@ │ │ │ │ │ tsteq r3, r8, lsr sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, asr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, asr sp @ │ │ │ │ │ - tsteq r3, r8, lsl #27 @ │ │ │ │ │ - eoreq r9, r2, #0, 10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror #26 @ │ │ │ │ │ + tsteq r3, r8, asr sp @ │ │ │ │ │ + eoreq r9, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + @ instruction: 0x0113fd90 │ │ │ │ │ + andle r9, r6, r3, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0113fd98 │ │ │ │ │ + tsteq r3, r8, lsl #27 @ │ │ │ │ │ tsteq r3, r0, lsl #27 @ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r3, r8, lsl sp @ │ │ │ │ │ strhle r0, [r0], -r4 │ │ │ │ │ - @ instruction: 0x0113fd90 │ │ │ │ │ - andle r9, r6, r3, asr #25 │ │ │ │ │ - tsteq r3, r8, asr #27 @ │ │ │ │ │ - andle r0, r0, r5, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #27 @ │ │ │ │ │ + @ instruction: 0x0113fd98 │ │ │ │ │ + andle r0, r0, r5, lsr #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, asr #27 @ │ │ │ │ │ @ instruction: 0x0113fdb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, lsl #18 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r3, r8, asr #27 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113fdd0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, ror #27 @ │ │ │ │ │ tsteq r3, r0, ror #27 @ │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r3, r8, ror sp @ │ │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2463129,19 +2462901,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0113fdf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r3, r8, lsl lr @ │ │ │ │ │ - @ instruction: 0x0113fe90 │ │ │ │ │ - eoreq r9, r2, #72, 10 @ 0x12000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr #28 @ │ │ │ │ │ + tsteq r3, r8, lsl lr @ │ │ │ │ │ + eoreq r9, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + tsteq r4, r8, ror #4 │ │ │ │ │ + andle sl, r5, lr, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsr #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r3, r8, lsl #29 @ │ │ │ │ │ tsteq r3, r8, lsr lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, rrx │ │ │ │ │ @@ -2463161,17 +2462933,17 @@ │ │ │ │ │ tsteq r3, r8, ror lr @ │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ tsteq r3, r0, lsl #29 @ │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror r2 │ │ │ │ │ - tsteq r4, r8, ror #4 │ │ │ │ │ - andle sl, r5, lr, lsl ip │ │ │ │ │ + @ instruction: 0x0113fe90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #6 │ │ │ │ │ tsteq r3, r0, lsr #29 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, ror r0 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ tsteq r3, r0, asr #28 @ │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ @ instruction: 0x0113feb8 │ │ │ │ │ @@ -2463262,23 +2463034,23 @@ │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #32 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsl #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8 │ │ │ │ │ - sbcmi r9, r8, ip, asr #11 │ │ │ │ │ + ldccc 2, cr15, [sp, #336]! @ 0x150 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, rrx │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ - sbcmi r9, r8, r8, lsl #12 │ │ │ │ │ + ldccc 2, cr15, [sp, #576]! @ 0x240 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq r2, r8, ror #13 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ @@ -2463286,87 +2463058,87 @@ │ │ │ │ │ tsteq r9, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #1 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r0, lsl r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ - sbcmi r9, r8, r8, asr #12 │ │ │ │ │ + ldccc 2, cr15, [sp, #832]! @ 0x340 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #1 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r8, lsl r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ - sbcmi r9, r8, r4, ror #12 │ │ │ │ │ + ldccc 2, cr15, [sp, #944]! @ 0x3b0 │ │ │ │ │ @ instruction: 0x01192fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, lsl #13 │ │ │ │ │ + ldccc 3, cr15, [sp, #48]! @ 0x30 │ │ │ │ │ tsteq r6, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #1 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, lsr #13 │ │ │ │ │ + ldccc 3, cr15, [sp, #208]! @ 0xd0 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, asr r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - ldrdmi r9, [r8], #100 @ 0x64 │ │ │ │ │ + ldccc 3, cr15, [sp, #368]! @ 0x170 │ │ │ │ │ tsteq r6, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #2 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, lsl #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ - sbcmi r9, r8, ip, lsl #14 │ │ │ │ │ + ldccc 3, cr15, [sp, #592]! @ 0x250 │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #2 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c7790 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ - sbcmi r9, r8, r8, asr #14 │ │ │ │ │ + ldccc 3, cr15, [sp, #832]! @ 0x340 │ │ │ │ │ @ instruction: 0x011944d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c7790 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi r9, r8, r8, lsl #15 │ │ │ │ │ + ldccc 4, cr15, [sp, #64]! @ 0x40 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, asr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi r9, r8, r8, asr #15 │ │ │ │ │ + ldccc 4, cr15, [sp, #320]! @ 0x140 │ │ │ │ │ @ instruction: 0x0116d6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #5 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, asr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ - sbcmi r9, r8, r4, lsl #16 │ │ │ │ │ + ldccc 4, cr15, [sp, #560]! @ 0x230 │ │ │ │ │ @ instruction: 0x0116d590 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, lr, r1, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ @ instruction: 0x0116d6f8 │ │ │ │ │ @@ -2463422,15 +2463194,15 @@ │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #5 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01194dd0 │ │ │ │ │ - sbcmi r9, r8, r4, asr #16 │ │ │ │ │ + ldccc 4, cr15, [sp, #816]! @ 0x330 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r6, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r7, sl, r0, ror r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2463438,23 +2463210,23 @@ │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #5 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, asr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ - sbcmi r9, r8, r0, lsl #17 │ │ │ │ │ + ldccc 5, cr15, [sp, #32]! │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #6 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, asr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ - sbcmi r9, r8, r0, asr #17 │ │ │ │ │ + ldccc 5, cr15, [sp, #288]! @ 0x120 │ │ │ │ │ @ instruction: 0x0119c4b8 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, lsl #20 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2463462,55 +2463234,55 @@ │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #6 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r0, lsl #18 │ │ │ │ │ + ldccc 5, cr15, [sp, #544]! @ 0x220 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #6 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c7890 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, lsr r9 │ │ │ │ │ + ldccc 5, cr15, [sp, #784]! @ 0x310 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #7 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, asr #18 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, ror r9 │ │ │ │ │ + ldccc 6, cr15, [sp, #16]! │ │ │ │ │ tsteq r9, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #7 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r8, asr r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi r9, r8, r8, r9 │ │ │ │ │ + ldccc 6, cr15, [sp, #128]! @ 0x80 │ │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r9, [r8], #152 @ 0x98 │ │ │ │ │ + ldccc 6, cr15, [sp, #256]! @ 0x100 │ │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #8 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r0, ror #19 │ │ │ │ │ + ldccc 6, cr15, [sp, #416]! @ 0x1a0 │ │ │ │ │ adcseq ip, fp, r0, lsr #32 │ │ │ │ │ andeq r7, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2463518,71 +2463290,71 @@ │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #8 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, lsr #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r8, lsl #20 │ │ │ │ │ + ldccc 6, cr15, [sp, #576]! @ 0x240 │ │ │ │ │ ldrheq lr, [r9, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, asr #22 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r0, asr #20 │ │ │ │ │ + ldccc 6, cr15, [sp, #800]! @ 0x320 │ │ │ │ │ ldrheq lr, [r9, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #8 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, ror sl │ │ │ │ │ + ldccc 7, cr15, [sp, #16]! │ │ │ │ │ ldrheq lr, [r9, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r9, [r8], #172 @ 0xac │ │ │ │ │ + ldccc 7, cr15, [sp, #272]! @ 0x110 │ │ │ │ │ ldrheq lr, [r9, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #9 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - strdmi r9, [r8], #172 @ 0xac │ │ │ │ │ + ldccc 7, cr15, [sp, #528]! @ 0x210 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #9 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, lsl #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r8, lsr fp │ │ │ │ │ + ldccc 7, cr15, [sp, #768]! @ 0x300 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, asr #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ - sbcmi r9, r8, r8, ror fp │ │ │ │ │ + ldccc 8, cr15, [sp] │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #15 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c7bd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x01159cb0 │ │ │ │ │ - strhmi r9, [r8], #180 @ 0xb4 │ │ │ │ │ + ldccc 8, cr15, [sp, #240]! @ 0xf0 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq sl, r5, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2463766,15 +2463538,15 @@ │ │ │ │ │ @ instruction: 0x011602f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c7bd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ │ - strdmi r9, [r8], #180 @ 0xb4 │ │ │ │ │ + ldccc 8, cr15, [sp, #496]! @ 0x1f0 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andseq r1, r1, r1 │ │ │ │ │ tsteq r5, r0, lsl #20 │ │ │ │ │ addeq ip, r2, r0, lsr r5 │ │ │ │ │ tsteq r6, r0, lsl #31 │ │ │ │ │ @@ -2463790,15 +2463562,15 @@ │ │ │ │ │ tsteq r6, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ │ - sbcmi r9, r8, r4, lsr ip │ │ │ │ │ + ldccc 8, cr15, [sp, #752]! @ 0x2f0 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andseq r1, r1, r1 │ │ │ │ │ tsteq r6, r0, rrx │ │ │ │ │ addeq ip, r2, r0, lsr r5 │ │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ │ @@ -2464273,15 +2464045,15 @@ │ │ │ │ │ teqeq r9, sp, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r2, ip, asr #29 │ │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ │ ... │ │ │ │ │ - sbcseq r0, r5, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r5, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ tsteq r4, r8, lsl r0 │ │ │ │ │ tsteq r4, r8, asr #32 │ │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ │ @@ -2464427,18 +2464199,18 @@ │ │ │ │ │ tsteq r4, r0, asr r2 │ │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r4, r0, ror #4 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - tsteq r4, r0, ror #6 │ │ │ │ │ + tsteq r4, r0, ror r2 │ │ │ │ │ andle r1, r0, pc, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r4, r0, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, asr r5 │ │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ │ @ instruction: 0x01141290 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r8, lsr #4 │ │ │ │ │ @@ -2464488,48 +2464260,48 @@ │ │ │ │ │ adcseq r5, r0, r8, lsl #29 │ │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ │ tsteq r4, r0, asr r3 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r3, r8, lsr #32 │ │ │ │ │ sbceq r0, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #7 │ │ │ │ │ - @ instruction: 0x011413d0 │ │ │ │ │ - eoreq r9, r2, #144, 10 @ 0x24000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011413b8 │ │ │ │ │ + tsteq r4, r0, lsr #7 │ │ │ │ │ + eoreq r9, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + tsteq r4, r0, ror #7 │ │ │ │ │ + strdle fp, [r5], -r6 │ │ │ │ │ @ instruction: 0x011413b0 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r8, asr #6 │ │ │ │ │ andle r0, r0, ip, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #8 │ │ │ │ │ - tsteq r4, r0, ror #7 │ │ │ │ │ - strdle fp, [r5], -r6 │ │ │ │ │ + @ instruction: 0x011413d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #8 │ │ │ │ │ adcseq lr, r1, r8, asr r2 │ │ │ │ │ cmpeq r1, r8, lsl r4 │ │ │ │ │ - tsteq r4, r0, asr #8 │ │ │ │ │ + tsteq r4, r0, lsr #8 │ │ │ │ │ andle r0, r0, r7, lsr r2 │ │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011413f8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r8, lsl lr │ │ │ │ │ @@ -2464537,24 +2464309,24 @@ │ │ │ │ │ @ instruction: 0x011413f0 │ │ │ │ │ tsteq r4, r0, lsl r4 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r4, r8, lsr #7 │ │ │ │ │ andle r0, r0, fp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [r0, #-8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, asr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011414b8 │ │ │ │ │ tsteq r4, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r1, [r7], r8 │ │ │ │ │ @@ -2464592,15 +2464364,15 @@ │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011414f0 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ @ instruction: 0x011414f8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ │ - strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r8, lsl #10 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r4, r0, lsl r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r4, r8, lsr r5 │ │ │ │ │ @@ -2464804,15 +2464576,15 @@ │ │ │ │ │ tsteq r4, r8, lsr r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r0, asr r8 │ │ │ │ │ tsteq r4, r0, asr #16 │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ tsteq r4, r0, ror #16 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2464868,39 +2464640,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01141898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r9 │ │ │ │ │ + tsteq r4, r0, lsl #19 │ │ │ │ │ tsteq r4, r8, asr r9 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r8, lsl #26 │ │ │ │ │ sbceq r2, r1, r8, ror #3 │ │ │ │ │ - @ instruction: 0x01141998 │ │ │ │ │ - eoreq r9, r2, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq r4, r8, ror r9 │ │ │ │ │ + eoreq r9, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r4, r0, lsl r8 │ │ │ │ │ tsteq r4, r8, lsl #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #19 │ │ │ │ │ + tsteq r4, r0, lsr #19 │ │ │ │ │ + andle fp, r5, sl, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #19 │ │ │ │ │ - tsteq r4, r0, lsr #19 │ │ │ │ │ - andle fp, r5, sl, lsr pc │ │ │ │ │ - tsteq r4, r0, asr #22 │ │ │ │ │ - andle r0, r0, r9, lsl #3 │ │ │ │ │ + @ instruction: 0x01141998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #19 │ │ │ │ │ + tsteq r4, r8, lsr #19 │ │ │ │ │ + andle r0, r0, r9, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #8, 12 @ 0x800000 │ │ │ │ │ @ instruction: 0x011419b8 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r0, asr r9 │ │ │ │ │ andle r0, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2464984,41 +2464756,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #22 │ │ │ │ │ + tsteq r4, r0, asr #22 │ │ │ │ │ tsteq r4, r8, lsr #22 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ @ instruction: 0x011419d0 │ │ │ │ │ tsteq r4, r8, lsr fp │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x01141ad0 │ │ │ │ │ andle r0, r0, r8, ror r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #23 │ │ │ │ │ - @ instruction: 0x01141c90 │ │ │ │ │ - eoreq r9, r2, #32, 12 @ 0x2000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #23 │ │ │ │ │ + tsteq r4, r0, lsl #23 │ │ │ │ │ + eoreq r9, r2, #56, 12 @ 0x3800000 │ │ │ │ │ + @ instruction: 0x01141c98 │ │ │ │ │ + andle ip, r5, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141bb0 │ │ │ │ │ @ instruction: 0x01141b98 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ │ sbceq r6, r1, r0, lsr #12 │ │ │ │ │ tsteq r4, r8, lsr #23 │ │ │ │ │ @@ -2465074,31 +2464846,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #24 │ │ │ │ │ tsteq r4, r8, ror ip │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x01141c90 │ │ │ │ │ ldrsheq fp, [r4, #-152] @ 0xffffff68 │ │ │ │ │ @ instruction: 0x01518490 │ │ │ │ │ - @ instruction: 0x01141c98 │ │ │ │ │ - andle ip, r5, r0, ror #1 │ │ │ │ │ - tsteq r4, r0, asr #25 │ │ │ │ │ - andle r0, r0, r7, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #25 │ │ │ │ │ + tsteq r4, r0, lsr #25 │ │ │ │ │ + andle r0, r0, r7, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, asr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141cd8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #56, 12 @ 0x3800000 │ │ │ │ │ @ instruction: 0x01141cd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2465106,65 +2464878,65 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl sp │ │ │ │ │ - tsteq r4, r0, lsr sp │ │ │ │ │ - eoreq r9, r2, #104, 12 @ 0x6800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl sp │ │ │ │ │ + tsteq r4, r0, lsl sp │ │ │ │ │ + eoreq r9, r2, #128, 12 @ 0x8000000 │ │ │ │ │ + tsteq r4, r8, asr #26 │ │ │ │ │ + mulle fp, r4, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #26 │ │ │ │ │ - tsteq r4, r8, asr #26 │ │ │ │ │ - mulle fp, r4, r4 │ │ │ │ │ + tsteq r4, r0, lsr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror sp │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ @ instruction: 0x011a7db8 │ │ │ │ │ - @ instruction: 0x01141d98 │ │ │ │ │ + tsteq r4, r8, ror #26 │ │ │ │ │ andle r0, r0, sp, lsl #3 │ │ │ │ │ tsteq r4, r8, asr sp │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r4, r0, ror #26 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141d90 │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r2, [r2], r8 │ │ │ │ │ tsteq r4, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01141d98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141db0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #29 │ │ │ │ │ + @ instruction: 0x01141ed0 │ │ │ │ │ tsteq r4, r0, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01141df0 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ tsteq r4, r8, ror #27 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r8, lsl r0 │ │ │ │ │ @@ -2465217,104 +2464989,104 @@ │ │ │ │ │ @ instruction: 0x011a7dd0 │ │ │ │ │ @ instruction: 0x01141eb0 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r4, r8, asr #28 │ │ │ │ │ andle r0, r0, r6, lsl #1 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ ldrheq r8, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ - tsteq r4, r8, ror #29 │ │ │ │ │ - eoreq r9, r2, #176, 12 @ 0xb000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01141ed0 │ │ │ │ │ + tsteq r4, r8, asr #29 │ │ │ │ │ + eoreq r9, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + @ instruction: 0x01141ef0 │ │ │ │ │ + @ instruction: 0xd00bb1b1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01141ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01141ef8 │ │ │ │ │ - @ instruction: 0x01141ef0 │ │ │ │ │ - @ instruction: 0xd00bb1b1 │ │ │ │ │ - tsteq r4, r8, lsr #30 │ │ │ │ │ - andle r0, r0, sl, lsl #3 │ │ │ │ │ + tsteq r4, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x01141ef8 │ │ │ │ │ + andle r0, r0, sl, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl pc │ │ │ │ │ tsteq r4, r0, lsl pc │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r8, lsr #29 │ │ │ │ │ andle r0, r0, r4, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #30 │ │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r6, [pc], r0 @ │ │ │ │ │ + adceq r6, pc, r8, lsl #11 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ │ tsteq r4, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r8, r0, ror #10 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01141f98 │ │ │ │ │ - @ instruction: 0x01141fd0 │ │ │ │ │ - eoreq r9, r2, #248, 12 @ 0xf800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ │ + @ instruction: 0x01141f98 │ │ │ │ │ + eoreq r9, r2, #16, 14 @ 0x400000 │ │ │ │ │ + tsteq r4, r8, ror #31 │ │ │ │ │ + ldrdle sl, [fp], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #31 │ │ │ │ │ @ instruction: 0x01141fb0 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x01141fb8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01141ff8 │ │ │ │ │ - tsteq r4, r8, ror #31 │ │ │ │ │ - ldrdle sl, [fp], -r7 │ │ │ │ │ + @ instruction: 0x01141fd0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8 │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r2, r0, lsl #11 │ │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ - tsteq r4, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x01141ff8 │ │ │ │ │ andle r0, r0, lr, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #40, 14 @ 0xa00000 │ │ │ │ │ sbcseq r8, ip, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #16, 14 @ 0x400000 │ │ │ │ │ tsteq r4, r8, lsr r0 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r4, r8, asr #32 │ │ │ │ │ @@ -2465367,15 +2465139,15 @@ │ │ │ │ │ ldrheq r2, [r4, -r8] │ │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r4, r0, lsr #1 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01142198 │ │ │ │ │ - adceq fp, sp, r8, asr #27 │ │ │ │ │ + strhteq fp, [sp], r8 │ │ │ │ │ cmpeq r1, r0, ror #9 │ │ │ │ │ tsteq r4, r0, asr #2 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x011a6e90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr r6 │ │ │ │ │ @@ -2465414,19 +2465186,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011421d0 │ │ │ │ │ tsteq r4, r8, asr #3 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r0, ror #2 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #3 │ │ │ │ │ - tsteq r4, r0, ror r2 │ │ │ │ │ - eoreq r9, r2, #64, 14 @ 0x1000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r2 │ │ │ │ │ + tsteq r4, r0, ror #3 │ │ │ │ │ + eoreq r9, r2, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq r4, r8, ror r2 │ │ │ │ │ + andle sl, fp, sl, asr sl │ │ │ │ │ tsteq r4, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011421f8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r4, r0, lsl #4 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2465452,33 +2465224,33 @@ │ │ │ │ │ tsteq r4, r8, lsr r2 │ │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01142298 │ │ │ │ │ @ instruction: 0x01142290 │ │ │ │ │ - tsteq r4, r8, ror r2 │ │ │ │ │ - andle sl, fp, sl, asr sl │ │ │ │ │ - @ instruction: 0x011422b0 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ tsteq r4, r8, lsl #5 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ │ sbceq r2, r1, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01142298 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011422b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011422b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011422d0 │ │ │ │ │ tsteq r4, r8, asr #5 │ │ │ │ │ ldrshteq r9, [r9], #8 │ │ │ │ │ tsteq r4, r8, lsl r2 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2465498,15 +2465270,15 @@ │ │ │ │ │ tsteq r4, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #7 │ │ │ │ │ + @ instruction: 0x011423b0 │ │ │ │ │ tsteq r4, r0, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsr r3 │ │ │ │ │ ldrshteq r9, [r9], #8 │ │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ hvceq 3344 @ 0xd10 │ │ │ │ │ tsteq r4, r8, asr #6 │ │ │ │ │ @@ -2465517,22 +2465289,22 @@ │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ tsteq r4, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116d590 │ │ │ │ │ - tsteq r4, r8, lsr r7 │ │ │ │ │ - eoreq r9, r2, #136, 14 @ 0x2200000 │ │ │ │ │ + tsteq r4, r8, lsl #7 │ │ │ │ │ + eoreq r9, r2, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq r4, r0, ror #6 │ │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116d590 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011423b0 │ │ │ │ │ + tsteq r4, r0, asr r7 │ │ │ │ │ + andle fp, sl, r2, asr #16 │ │ │ │ │ @ instruction: 0x01142398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r3, [r0], r8 │ │ │ │ │ tsteq sl, r0, lsr #30 │ │ │ │ │ tsteq r4, r8, lsr #7 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r0, asr r0 │ │ │ │ │ @@ -2465758,37 +2465530,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr r7 │ │ │ │ │ - tsteq r4, r0, asr r7 │ │ │ │ │ - andle fp, sl, r2, asr #16 │ │ │ │ │ + tsteq r4, r8, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror r7 │ │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ @ instruction: 0x011426d0 │ │ │ │ │ sbceq r8, r1, r0, asr r8 │ │ │ │ │ - tsteq r4, r8, lsl #15 │ │ │ │ │ + tsteq r4, r8, asr r7 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r4, r0, lsl #14 │ │ │ │ │ andle r0, r0, r6, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01142790 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01142798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011427b8 │ │ │ │ │ tsteq r4, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ │ @@ -2465804,15 +2465576,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #20 │ │ │ │ │ tsteq r4, r0, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror r9 │ │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ │ @ instruction: 0x011414d8 │ │ │ │ │ - sbceq r4, r0, r0, asr r3 │ │ │ │ │ + sbceq r4, r0, r8, ror r3 │ │ │ │ │ @ instruction: 0x011427f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ │ tsteq r4, r8, lsl #16 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r4, r0, lsl r8 │ │ │ │ │ @@ -2465838,15 +2465610,15 @@ │ │ │ │ │ tsteq r4, r0, ror #16 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, ror r8 │ │ │ │ │ - sbceq r4, r0, r0, asr r3 │ │ │ │ │ + sbceq r4, r0, r8, ror r3 │ │ │ │ │ @ instruction: 0x01142998 │ │ │ │ │ @ instruction: 0x01142890 │ │ │ │ │ tsteq r4, r8, lsl #17 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq r4, r0, lsr #16 │ │ │ │ │ andle r0, r0, r1, asr #32 │ │ │ │ │ @ instruction: 0x01142898 │ │ │ │ │ @@ -2465948,45 +2465720,45 @@ │ │ │ │ │ tsteq r4, r8, lsl sl │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr sl │ │ │ │ │ - tsteq r4, r8, asr sl │ │ │ │ │ - eoreq r9, r2, #208, 14 @ 0x3400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #20 │ │ │ │ │ + tsteq r4, r8, lsr sl │ │ │ │ │ + eoreq r9, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + tsteq r4, r0, ror sl │ │ │ │ │ + andle sl, fp, pc, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror sl │ │ │ │ │ - tsteq r4, r0, ror sl │ │ │ │ │ - andle sl, fp, pc, asr #23 │ │ │ │ │ + tsteq r4, r8, asr sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #21 │ │ │ │ │ tsteq r4, r8, ror #20 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ │ andle r0, r0, sp, lsr #32 │ │ │ │ │ - tsteq r4, r0, lsr #21 │ │ │ │ │ + tsteq r4, r8, ror sl │ │ │ │ │ mulle r0, r7, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01142a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #21 │ │ │ │ │ + tsteq r4, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 3344 @ 0xd10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01142ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ │ @ instruction: 0x01142ad0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r4, r8, asr #21 │ │ │ │ │ @@ -2466084,19 +2465856,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01142bf8 │ │ │ │ │ tsteq r4, r0, asr #24 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01142bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr ip │ │ │ │ │ - tsteq r4, r8, lsr #25 │ │ │ │ │ - eoreq r9, r2, #24, 16 @ 0x180000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror ip │ │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ │ + eoreq r9, r2, #48, 16 @ 0x300000 │ │ │ │ │ + tsteq r4, r0, asr #25 │ │ │ │ │ + andle sl, fp, r7, ror #26 │ │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, lr, r8, asr #14 │ │ │ │ │ tsteq sl, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2466106,25 +2465878,25 @@ │ │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ │ smlalbteq sp, r0, r0, r1 │ │ │ │ │ @ instruction: 0x01142c98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r2, r8, r8, r8 │ │ │ │ │ @ instruction: 0x011a7fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #25 │ │ │ │ │ - tsteq r4, r0, asr #25 │ │ │ │ │ - andle sl, fp, r7, ror #26 │ │ │ │ │ + tsteq r4, r8, lsr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01142dd8 │ │ │ │ │ @ instruction: 0x01142cb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ - tsteq r4, r0, lsl #28 │ │ │ │ │ + tsteq r4, r8, asr #25 │ │ │ │ │ andle r0, r0, pc, ror #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01142dd8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #72, 16 @ 0x480000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @ instruction: 0x01142dd0 │ │ │ │ │ @ instruction: 0x01142cd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ @@ -2466192,29 +2465964,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01142df8 │ │ │ │ │ @ instruction: 0x01142df0 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ @ instruction: 0x01142cd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01142fb8 │ │ │ │ │ + tsteq r4, r0, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq r4, r8, ror pc │ │ │ │ │ tsteq r4, r8, lsr lr │ │ │ │ │ tsteq r4, r0, asr lr │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq r2, r0, lsl #5 │ │ │ │ │ @@ -2466301,30 +2466073,30 @@ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ @ instruction: 0x011264d0 │ │ │ │ │ sbceq pc, r0, r8, lsl #5 │ │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r4, r8, ror #27 │ │ │ │ │ tsteq r4, r0, asr #28 │ │ │ │ │ - @ instruction: 0x01142fd8 │ │ │ │ │ - eoreq r9, r2, #96, 16 @ 0x600000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #31 │ │ │ │ │ + @ instruction: 0x01142fb8 │ │ │ │ │ + eoreq r9, r2, #120, 16 @ 0x780000 │ │ │ │ │ + tsteq r4, r0, ror #31 │ │ │ │ │ + andle fp, fp, ip, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01142fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #31 │ │ │ │ │ - tsteq r4, r0, ror #31 │ │ │ │ │ - andle fp, fp, ip, lsr r3 │ │ │ │ │ - tsteq r4, r8, lsr #2 │ │ │ │ │ - andle r0, r0, r7, asr r1 │ │ │ │ │ + @ instruction: 0x01142fd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8 │ │ │ │ │ + tsteq r4, r8, ror #31 │ │ │ │ │ + andle r0, r0, r7, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #144, 16 @ 0x900000 │ │ │ │ │ @ instruction: 0x01142ff8 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01142f90 │ │ │ │ │ andle r0, r0, lr, lsl r0 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ @@ -2467408,19 +2467180,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r4, [r4, -r0] │ │ │ │ │ tsteq r4, r0, lsl r1 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr r1 │ │ │ │ │ + tsteq r4, r8, lsr #2 │ │ │ │ │ ldrshteq r6, [r7], r8 │ │ │ │ │ cmpeq r1, r0, lsr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #120, 16 @ 0x780000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ tsteq r4, r8, asr #2 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r0, ror #1 │ │ │ │ │ @@ -2467588,75 +2467360,75 @@ │ │ │ │ │ adceq r9, sp, r8, ror #14 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011443f8 │ │ │ │ │ - tsteq r4, r0, lsr #8 │ │ │ │ │ - eoreq r9, r2, #168, 16 @ 0xa80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #8 │ │ │ │ │ + @ instruction: 0x011443f8 │ │ │ │ │ + eoreq r9, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + tsteq r4, r8, lsr #8 │ │ │ │ │ + andle fp, fp, lr, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr r4 │ │ │ │ │ - tsteq r4, r8, lsr #8 │ │ │ │ │ - andle fp, fp, lr, asr r0 │ │ │ │ │ - tsteq r4, r8, ror #8 │ │ │ │ │ - andle r0, r0, r2, asr r1 │ │ │ │ │ + tsteq r4, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr r4 │ │ │ │ │ + tsteq r4, r0, lsr r4 │ │ │ │ │ + andle r0, r0, r2, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #216, 16 @ 0xd80000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011444b0 │ │ │ │ │ - tsteq r4, r8, lsl #11 │ │ │ │ │ - eoreq r9, r2, #240, 16 @ 0xf00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #9 │ │ │ │ │ + @ instruction: 0x011444b0 │ │ │ │ │ + eoreq r9, r2, #8, 18 @ 0x20000 │ │ │ │ │ + @ instruction: 0x01144590 │ │ │ │ │ + andle sp, fp, r8, lsr pc │ │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r8, lsr #20 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011444d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011444d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01144598 │ │ │ │ │ + tsteq r4, r8, lsl #11 │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ │ @ instruction: 0x011444f8 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2467691,29 +2467463,29 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #10 │ │ │ │ │ tsteq r4, r0, lsl #11 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #10 │ │ │ │ │ - @ instruction: 0x01144590 │ │ │ │ │ - andle sp, fp, r8, lsr pc │ │ │ │ │ - @ instruction: 0x011445b8 │ │ │ │ │ - andle r0, r0, r5, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x01144598 │ │ │ │ │ + andle r0, r0, r5, ror #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011445b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011445b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #8, 18 @ 0x20000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq sp, r0, r8, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011445d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #11 │ │ │ │ │ tsteq r4, r0, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2467721,36 +2467493,36 @@ │ │ │ │ │ tsteq sl, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011445f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ │ tsteq r4, r0, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, sp, r0, ror #26 │ │ │ │ │ + strhteq fp, [sp], r0 │ │ │ │ │ tsteq sl, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #12 │ │ │ │ │ - tsteq r4, r0, asr #12 │ │ │ │ │ - eoreq r9, r2, #56, 18 @ 0xe0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #12 │ │ │ │ │ + tsteq r4, r0, lsr #12 │ │ │ │ │ + eoreq r9, r2, #80, 18 @ 0x140000 │ │ │ │ │ + tsteq r4, r8, asr #12 │ │ │ │ │ + andle fp, fp, r2, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr r6 │ │ │ │ │ - tsteq r4, r8, asr #12 │ │ │ │ │ - andle fp, fp, r2, lsr #12 │ │ │ │ │ - tsteq r4, r8, lsr #19 │ │ │ │ │ - mulle r0, sp, r8 │ │ │ │ │ + tsteq r4, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ │ + tsteq r4, r0, asr r6 │ │ │ │ │ + mulle r0, sp, r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #19 │ │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ │ @@ -2467954,17 +2467726,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x01144998 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #80, 18 @ 0x140000 │ │ │ │ │ @ instruction: 0x011449b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq lr, [sl, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2467972,39 +2467744,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011449d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011449f8 │ │ │ │ │ - tsteq r4, r8, lsl sl │ │ │ │ │ - eoreq r9, r2, #128, 18 @ 0x200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ │ + @ instruction: 0x011449f8 │ │ │ │ │ + eoreq r9, r2, #152, 18 @ 0x260000 │ │ │ │ │ + tsteq r4, r0, asr #20 │ │ │ │ │ + andle sp, pc, r4, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #20 │ │ │ │ │ - tsteq r4, r0, asr #20 │ │ │ │ │ - andle sp, pc, r4, asr #27 │ │ │ │ │ + tsteq r4, r8, lsl sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror #20 │ │ │ │ │ tsteq r4, r0, lsr #17 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ tsteq r4, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #1 │ │ │ │ │ - @ instruction: 0x01144a98 │ │ │ │ │ + tsteq r4, r8, asr #20 │ │ │ │ │ @ instruction: 0xd00007b9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq r4, r8, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq lr, [sl, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror sl │ │ │ │ │ tsteq r4, r8, lsl r9 │ │ │ │ │ @@ -2468014,17 +2467786,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144a90 │ │ │ │ │ tsteq r4, r8, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r6, r0, r8, r7 │ │ │ │ │ tsteq sl, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01144a98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #22 │ │ │ │ │ @ instruction: 0x01144ab0 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr sl │ │ │ │ │ tsteq r4, r0, asr #21 │ │ │ │ │ @@ -2468070,87 +2467842,87 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #23 │ │ │ │ │ - @ instruction: 0x01144bb0 │ │ │ │ │ - eoreq r9, r2, #200, 18 @ 0x320000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #23 │ │ │ │ │ + tsteq r4, r0, lsl #23 │ │ │ │ │ + eoreq r9, r2, #224, 18 @ 0x380000 │ │ │ │ │ + @ instruction: 0x01144bb8 │ │ │ │ │ + andle r4, r5, ip, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #23 │ │ │ │ │ tsteq r4, r0, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #23 │ │ │ │ │ - @ instruction: 0x01144bb8 │ │ │ │ │ - andle r4, r5, ip, asr #1 │ │ │ │ │ - tsteq r4, r0, lsr #24 │ │ │ │ │ - andle r0, r0, r7, lsl #2 │ │ │ │ │ + @ instruction: 0x01144bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #23 │ │ │ │ │ + tsteq r4, r0, asr #23 │ │ │ │ │ + andle r0, r0, r7, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ @ instruction: 0x011446f0 │ │ │ │ │ tsteq r7, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116d590 │ │ │ │ │ tsteq r4, r0, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq lr, [r5], r0 │ │ │ │ │ + ldrshteq lr, [r5], r0 │ │ │ │ │ tsteq sl, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl ip │ │ │ │ │ tsteq r4, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror r7 │ │ │ │ │ @ instruction: 0x01128890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ │ adcseq r8, r5, r0, lsl r1 │ │ │ │ │ @ instruction: 0x011ae1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #24 │ │ │ │ │ - @ instruction: 0x01144c90 │ │ │ │ │ - eoreq r9, r2, #16, 20 @ 0x10000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ │ + tsteq r4, r0, ror #24 │ │ │ │ │ + eoreq r9, r2, #40, 20 @ 0x28000 │ │ │ │ │ + tsteq r4, r8, asr #26 │ │ │ │ │ + andle ip, r5, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #25 │ │ │ │ │ tsteq r4, r0, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r0, r0, ror #22 │ │ │ │ │ @ instruction: 0x011ae1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr sp │ │ │ │ │ - tsteq r4, r8, asr #26 │ │ │ │ │ - andle ip, r5, r8, asr #4 │ │ │ │ │ + @ instruction: 0x01144c90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror #26 │ │ │ │ │ tsteq r4, r0, lsr #25 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ │ @ instruction: 0x01144cb0 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2468187,28 +2467959,28 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #26 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01144cf8 │ │ │ │ │ - tsteq r4, r8, ror sp │ │ │ │ │ + tsteq r4, r8, asr sp │ │ │ │ │ andle r0, r0, r4, lsl r1 │ │ │ │ │ ldrsbteq r7, [ip], r0 │ │ │ │ │ cmpeq r1, r0, ror #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2468216,43 +2467988,43 @@ │ │ │ │ │ tsteq r4, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01144dd8 │ │ │ │ │ + tsteq r4, r0, ror #27 │ │ │ │ │ tsteq r4, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r6, r0, asr #5 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ - @ instruction: 0x01144df8 │ │ │ │ │ - eoreq r9, r2, #88, 20 @ 0x58000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #27 │ │ │ │ │ + @ instruction: 0x01144dd8 │ │ │ │ │ + eoreq r9, r2, #112, 20 @ 0x70000 │ │ │ │ │ + tsteq r4, r0, lsl #28 │ │ │ │ │ + andle ip, r5, sp, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #28 │ │ │ │ │ - tsteq r4, r0, lsl #28 │ │ │ │ │ - andle ip, r5, sp, ror #6 │ │ │ │ │ - tsteq r4, r8, lsr #28 │ │ │ │ │ - andle r0, r0, r9, lsr r2 │ │ │ │ │ + @ instruction: 0x01144df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl lr │ │ │ │ │ + tsteq r4, r8, lsl #28 │ │ │ │ │ + andle r0, r0, r9, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r4, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq pc, [r6], r0 @ │ │ │ │ │ tsteq sl, r8, lsl r2 │ │ │ │ │ tsteq r4, r8, ror r6 │ │ │ │ │ sbceq r7, r3, r8, ror #8 │ │ │ │ │ tsteq r4, r0, asr lr │ │ │ │ │ @@ -2468330,49 +2468102,49 @@ │ │ │ │ │ adcseq r3, pc, r0, lsl #12 │ │ │ │ │ cmpeq r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01144f90 │ │ │ │ │ - @ instruction: 0x01144fb0 │ │ │ │ │ - eoreq r9, r2, #160, 20 @ 0xa0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144f98 │ │ │ │ │ + @ instruction: 0x01144f90 │ │ │ │ │ + eoreq r9, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + tsteq r4, r8, asr #31 │ │ │ │ │ + andle ip, r5, lr, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01144fd0 │ │ │ │ │ - tsteq r4, r8, asr #31 │ │ │ │ │ - andle ip, r5, lr, ror #6 │ │ │ │ │ + @ instruction: 0x01144fb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror #31 │ │ │ │ │ tsteq r4, r0, asr #31 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq r4, r8 │ │ │ │ │ + @ instruction: 0x01144fd0 │ │ │ │ │ andle r0, r0, r8, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01144ff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl r0 │ │ │ │ │ - adcseq r0, r9, r0, lsl #23 │ │ │ │ │ + tsteq r4, r8 │ │ │ │ │ + adcseq r8, r8, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, lsr #32 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ @ instruction: 0x01144fb8 │ │ │ │ │ @@ -2468380,19 +2468152,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr r0 │ │ │ │ │ - tsteq r4, r0, asr r1 │ │ │ │ │ - eoreq r9, r2, #232, 20 @ 0xe8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #2 │ │ │ │ │ + tsteq r4, r8, asr r0 │ │ │ │ │ + eoreq r9, r2, #0, 22 │ │ │ │ │ + tsteq r4, r8, asr r1 │ │ │ │ │ + andle ip, r5, r7, asr #11 │ │ │ │ │ tsteq r4, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r7, r8, asr #15 │ │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ │ @@ -2468444,30 +2468216,30 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #2 │ │ │ │ │ tsteq r4, r0, asr #2 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ │ tsteq r4, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #2 │ │ │ │ │ - tsteq r4, r8, asr r1 │ │ │ │ │ - andle ip, r5, r7, asr #11 │ │ │ │ │ - tsteq r4, r0, lsl #3 │ │ │ │ │ - andle r0, r0, sp, lsr #3 │ │ │ │ │ + tsteq r4, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #2 │ │ │ │ │ + tsteq r4, r0, ror #2 │ │ │ │ │ + andle r0, r0, sp, lsr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011452d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #0, 22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @ instruction: 0x011452d0 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r4, r0, ror #3 │ │ │ │ │ @ instruction: 0x01145198 │ │ │ │ │ @@ -2468566,15 +2468338,15 @@ │ │ │ │ │ tsteq r4, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr #6 │ │ │ │ │ @ instruction: 0x011ae290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r4 │ │ │ │ │ + tsteq r4, r0, lsl #9 │ │ │ │ │ tsteq r4, r0, asr #6 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01181fb0 │ │ │ │ │ tsteq r4, r0, asr r3 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r4, r8, ror #5 │ │ │ │ │ @@ -2468643,40 +2468415,40 @@ │ │ │ │ │ tsteq r4, r0, ror #7 │ │ │ │ │ tsteq r4, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ @ instruction: 0x0118b298 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ - @ instruction: 0x01145498 │ │ │ │ │ - eoreq r9, r2, #48, 22 @ 0xc000 │ │ │ │ │ + tsteq r4, r8, ror r4 │ │ │ │ │ + eoreq r9, r2, #72, 22 @ 0x12000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sp, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #9 │ │ │ │ │ + tsteq r4, r0, lsr #9 │ │ │ │ │ + andle lr, ip, lr, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #9 │ │ │ │ │ - tsteq r4, r0, lsr #9 │ │ │ │ │ - andle lr, ip, lr, lsl r4 │ │ │ │ │ - tsteq r4, r8, asr #9 │ │ │ │ │ - mulle r0, r8, sl │ │ │ │ │ + @ instruction: 0x01145498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011454b0 │ │ │ │ │ + tsteq r4, r8, lsr #9 │ │ │ │ │ + mulle r0, r8, sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011454b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #72, 22 @ 0x12000 │ │ │ │ │ @ instruction: 0x011454d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2468686,39 +2468458,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #10 │ │ │ │ │ - tsteq r4, r0, asr r5 │ │ │ │ │ - eoreq r9, r2, #120, 22 @ 0x1e000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #10 │ │ │ │ │ + tsteq r4, r0, lsr #10 │ │ │ │ │ + eoreq r9, r2, #144, 22 @ 0x24000 │ │ │ │ │ + tsteq r4, r8, ror #10 │ │ │ │ │ + strdle r5, [r1], -sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #10 │ │ │ │ │ ldrsbeq r5, [r4, -r0] │ │ │ │ │ tsteq r4, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror r5 │ │ │ │ │ - tsteq r4, r8, ror #10 │ │ │ │ │ - strdle r5, [r1], -sl │ │ │ │ │ + tsteq r4, r0, asr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl #11 │ │ │ │ │ tsteq r4, r0, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r8, ror r7 │ │ │ │ │ @ instruction: 0x011ae2d8 │ │ │ │ │ - tsteq r4, r8, ror #12 │ │ │ │ │ + tsteq r4, r0, ror r5 │ │ │ │ │ andle r0, r0, lr, lsr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r4, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, lr, r0, lsl r8 │ │ │ │ │ @ instruction: 0x011ae2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145598 │ │ │ │ │ tsteq r9, r0, lsr #17 │ │ │ │ │ @@ -2468770,81 +2468542,81 @@ │ │ │ │ │ adcseq sp, fp, r8, lsr #8 │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ adceq r2, pc, r0, lsl #24 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #13 │ │ │ │ │ - @ instruction: 0x011456d8 │ │ │ │ │ - eoreq r9, r2, #192, 22 @ 0x30000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011456b0 │ │ │ │ │ + tsteq r4, r8, lsr #13 │ │ │ │ │ + eoreq r9, r2, #216, 22 @ 0x36000 │ │ │ │ │ + @ instruction: 0x011456f0 │ │ │ │ │ + andle r5, r1, r1, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011456b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011456d0 │ │ │ │ │ tsteq r4, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r0, r8, ror #13 │ │ │ │ │ + adcseq r2, r0, r8, lsl r7 │ │ │ │ │ tsteq sl, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011456f8 │ │ │ │ │ - @ instruction: 0x011456f0 │ │ │ │ │ - andle r5, r1, r1, asr #4 │ │ │ │ │ + @ instruction: 0x011456d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #14 │ │ │ │ │ tsteq r4, r8, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, fp, r8, ror #8 │ │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ │ - tsteq r4, r8, lsl r7 │ │ │ │ │ + @ instruction: 0x011456f8 │ │ │ │ │ andle r0, r0, pc, lsr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #14 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #14 │ │ │ │ │ + tsteq r4, r8, lsr r8 │ │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #7 │ │ │ │ │ - tsteq r4, r8, lsl #17 │ │ │ │ │ - eoreq r9, r2, #8, 24 @ 0x800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr r8 │ │ │ │ │ + tsteq r4, r8, ror #14 │ │ │ │ │ + eoreq r9, r2, #32, 24 @ 0x2000 │ │ │ │ │ + @ instruction: 0x01145890 │ │ │ │ │ + andle r8, r3, pc, asr #23 │ │ │ │ │ tsteq r4, r8, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r7, r0, asr r7 │ │ │ │ │ @ instruction: 0x011ae3b0 │ │ │ │ │ tsteq r4, r8, lsl #15 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2468879,15 +2468651,15 @@ │ │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ tsteq r4, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ │ - adceq ip, sp, r0, ror #26 │ │ │ │ │ + adceq ip, sp, r0, asr sp │ │ │ │ │ msreq CPSR_fsxc, r0, lsr #17 │ │ │ │ │ tsteq r4, r8, lsr #16 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ @@ -2468904,31 +2468676,31 @@ │ │ │ │ │ adcseq r1, r2, r8, lsl #9 │ │ │ │ │ cmpeq r1, r8, lsr #11 │ │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01145898 │ │ │ │ │ + tsteq r4, r8, lsl #17 │ │ │ │ │ umlalseq sl, r6, r8, lr │ │ │ │ │ ldrsbeq r9, [r1, #-80] @ 0xffffffb0 │ │ │ │ │ - @ instruction: 0x01145890 │ │ │ │ │ - andle r8, r3, pc, asr #23 │ │ │ │ │ - @ instruction: 0x011458b8 │ │ │ │ │ - andle r0, r0, r3, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #17 │ │ │ │ │ + @ instruction: 0x01145898 │ │ │ │ │ + andle r0, r0, r3, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011458b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011458b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #17 │ │ │ │ │ @ instruction: 0x011458d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2468942,77 +2468714,77 @@ │ │ │ │ │ tsteq r4, r0, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ │ tsteq sl, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr r9 │ │ │ │ │ + tsteq r4, r0, asr #18 │ │ │ │ │ tsteq r4, r8, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ strhteq r6, [pc], r0 │ │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ │ - tsteq r4, r0, ror #18 │ │ │ │ │ - eoreq r9, r2, #80, 24 @ 0x5000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #18 │ │ │ │ │ + tsteq r4, r8, lsr r9 │ │ │ │ │ + eoreq r9, r2, #104, 24 @ 0x6800 │ │ │ │ │ + tsteq r4, r8, ror #18 │ │ │ │ │ + andle r8, r3, fp, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror r9 │ │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, ror r8 │ │ │ │ │ - tsteq r4, r8, ror #18 │ │ │ │ │ - andle r8, r3, fp, lsr #25 │ │ │ │ │ - @ instruction: 0x01145990 │ │ │ │ │ - @ instruction: 0xd00002b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r9 │ │ │ │ │ + tsteq r4, r0, ror r9 │ │ │ │ │ + @ instruction: 0xd00002b4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #128, 24 @ 0x8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01145990 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145998 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011459b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011459b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011459d0 │ │ │ │ │ - tsteq r4, r8, lsl #20 │ │ │ │ │ - eoreq r9, r2, #152, 24 @ 0x9800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011459d8 │ │ │ │ │ + @ instruction: 0x011459d0 │ │ │ │ │ + eoreq r9, r2, #176, 24 @ 0xb000 │ │ │ │ │ + tsteq r4, r0, asr #21 │ │ │ │ │ + andle r4, r7, pc, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ │ ldrshteq sp, [r4], r0 │ │ │ │ │ smlawteq pc, r8, r8, pc @ │ │ │ │ │ @ instruction: 0x011459f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01145ad0 │ │ │ │ │ - tsteq r4, r0, asr #21 │ │ │ │ │ - andle r4, r7, pc, lsl #11 │ │ │ │ │ + tsteq r4, r8, lsl #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror #21 │ │ │ │ │ tsteq r4, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, ror #7 │ │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ │ tsteq r4, r8, lsr #20 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2469049,73 +2468821,73 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01145a98 │ │ │ │ │ @ instruction: 0x01145ab8 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #21 │ │ │ │ │ - tsteq r4, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x01145ad0 │ │ │ │ │ andle r0, r0, lr, ror r0 │ │ │ │ │ umlalseq r1, r5, r8, r5 │ │ │ │ │ cmpeq r1, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #200, 24 @ 0xc800 │ │ │ │ │ tsteq r4, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r3, [r6], r0 │ │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #22 │ │ │ │ │ - tsteq r4, r0, ror fp │ │ │ │ │ - eoreq r9, r2, #224, 24 @ 0xe000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr fp │ │ │ │ │ + tsteq r4, r0, asr #22 │ │ │ │ │ + eoreq r9, r2, #248, 24 @ 0xf800 │ │ │ │ │ + tsteq r4, r8, ror fp │ │ │ │ │ + andle r3, r2, r6, asr #5 │ │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r9, [r5], r0 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #23 │ │ │ │ │ - tsteq r4, r8, ror fp │ │ │ │ │ - andle r3, r2, r6, asr #5 │ │ │ │ │ - tsteq r4, r0, lsr #23 │ │ │ │ │ - andle r0, r0, sl, asr #11 │ │ │ │ │ + tsteq r4, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #23 │ │ │ │ │ + tsteq r4, r0, lsl #23 │ │ │ │ │ + andle r0, r0, sl, asr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145bb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #248, 24 @ 0xf800 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #25 │ │ │ │ │ tsteq r4, r8, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2469184,23 +2468956,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r8, [r4], #192 @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145cd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01145cf8 │ │ │ │ │ + tsteq r4, r0, lsl #26 │ │ │ │ │ tsteq r4, r8, ror #25 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r1, r6, r8, ror #20 │ │ │ │ │ + adcseq r1, r6, r8, asr #21 │ │ │ │ │ @ instruction: 0x01145cb8 │ │ │ │ │ - tsteq r4, r0, asr #26 │ │ │ │ │ - eoreq r9, r2, #40, 26 @ 0xa00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x01145cf8 │ │ │ │ │ + eoreq r9, r2, #64, 26 @ 0x1000 │ │ │ │ │ + tsteq r4, r8, asr #26 │ │ │ │ │ + andle r0, r1, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr sp │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r0, lsr #26 │ │ │ │ │ @@ -2469208,39 +2468980,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [r9], r0 │ │ │ │ │ tsteq r4, r0, lsr sp │ │ │ │ │ tsteq r4, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, asr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #27 │ │ │ │ │ tsteq r4, r8, ror sp │ │ │ │ │ - tsteq r4, r8, asr #26 │ │ │ │ │ - andle r0, r1, r0, ror r1 │ │ │ │ │ - @ instruction: 0x01145d98 │ │ │ │ │ andle r0, r0, r3, lsl #3 │ │ │ │ │ tsteq r4, r8, asr sp │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ tsteq r4, r0, asr sp │ │ │ │ │ tsteq r4, r0, ror sp │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01145d98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01145df8 │ │ │ │ │ @ instruction: 0x01145db0 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r4, r8, asr #27 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r4, r0, asr #27 │ │ │ │ │ @@ -2469264,43 +2469036,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr lr │ │ │ │ │ + tsteq r4, r0, asr #28 │ │ │ │ │ tsteq r4, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r8, r1, r8, r9 │ │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ │ - tsteq r4, r0, ror #28 │ │ │ │ │ - eoreq r9, r2, #112, 26 @ 0x1c00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #28 │ │ │ │ │ + tsteq r4, r8, lsr lr │ │ │ │ │ + eoreq r9, r2, #136, 26 @ 0x2200 │ │ │ │ │ + tsteq r4, r8, ror #28 │ │ │ │ │ + andle r1, r7, r7, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror lr │ │ │ │ │ + tsteq r4, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sp, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ - tsteq r4, r8, ror #28 │ │ │ │ │ - andle r1, r7, r7, ror #7 │ │ │ │ │ - tsteq r4, r8, ror pc │ │ │ │ │ - andle r0, r0, r5, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ │ + tsteq r4, r0, ror lr │ │ │ │ │ + andle r0, r0, r5, lsl #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #31 │ │ │ │ │ + tsteq r4, r8, ror pc │ │ │ │ │ @ instruction: 0x01145e98 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r4, r8, lsr #29 │ │ │ │ │ @ instruction: 0x01145e90 │ │ │ │ │ tsteq r4, r0, ror pc │ │ │ │ │ @@ -2469351,16 +2469123,16 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ sbceq r7, r0, r8, ror r8 │ │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ │ @ instruction: 0x01145ed8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #136, 26 @ 0x2200 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #1 │ │ │ │ │ @ instruction: 0x01145f90 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r8, asr #9 │ │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ │ @@ -2469886,15 +2469658,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x01167a98 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smullseq r5, r8, r0, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, ror #3 │ │ │ │ │ + adcseq sl, pc, r0, asr #3 │ │ │ │ │ sbcseq fp, ip, r9, ror r1 │ │ │ │ │ @ instruction: 0x011465d8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r4, r0, ror #29 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2469904,15 +2469676,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r0, ror #6 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, ror fp │ │ │ │ │ + smulleq r3, r2, r8, fp │ │ │ │ │ ldrheq fp, [ip], #105 @ 0x69 │ │ │ │ │ @ instruction: 0x011465d8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r1, r0, lsr r1 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2470408,15 +2470180,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sl, r8, asr #30 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ ... │ │ │ │ │ - sbcseq r8, r6, r0, lsl #23 │ │ │ │ │ + sbcseq r0, r7, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ tsteq r4, r0, lsl r0 │ │ │ │ │ tsteq r3, r8, asr #3 │ │ │ │ │ tsteq r4, r8, lsl r0 │ │ │ │ │ @ instruction: 0x01145ff0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ @@ -2470465,47 +2470237,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r4, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #1 │ │ │ │ │ ldrhteq ip, [r7], r8 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r7, [r4, -r0] │ │ │ │ │ - tsteq r4, r0, lsr #2 │ │ │ │ │ - eoreq r9, r2, #184, 26 @ 0x2e00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #2 │ │ │ │ │ + ldrsheq r7, [r4, -r0] │ │ │ │ │ + eoreq r9, r2, #208, 26 @ 0x3400 │ │ │ │ │ + tsteq r4, r8, lsr r1 │ │ │ │ │ + andle fp, r9, sl, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #2 │ │ │ │ │ - tsteq r4, r8, lsr r1 │ │ │ │ │ - andle fp, r9, sl, lsl r9 │ │ │ │ │ + tsteq r4, r0, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr #2 │ │ │ │ │ tsteq r4, r0, lsr r1 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl r1 │ │ │ │ │ - tsteq r4, r0, ror #2 │ │ │ │ │ + tsteq r4, r0, asr #2 │ │ │ │ │ andle r0, r0, r2, ror #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01147190 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sp, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ @@ -2470535,41 +2470307,41 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011471f8 │ │ │ │ │ tsteq r4, r8, ror #23 │ │ │ │ │ cmpeq r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #4 │ │ │ │ │ - tsteq r4, r0, asr #4 │ │ │ │ │ - eoreq r9, r2, #0, 28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r2 │ │ │ │ │ + tsteq r4, r8, lsl #4 │ │ │ │ │ + eoreq r9, r2, #24, 28 @ 0x180 │ │ │ │ │ + tsteq r4, r8, asr #4 │ │ │ │ │ + andle r6, r1, r1, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r4, r8, lsr r2 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - tsteq r4, r8, asr #4 │ │ │ │ │ - andle r6, r1, r1, asr #21 │ │ │ │ │ - tsteq r4, r8, ror #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #5 │ │ │ │ │ + tsteq r4, r0, ror #4 │ │ │ │ │ andle r0, r0, sp, lsl #16 │ │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #48, 28 @ 0x300 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2470721,17 +2470493,17 @@ │ │ │ │ │ @ instruction: 0x011474d0 │ │ │ │ │ @ instruction: 0x011474b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r5, [r0, #-240] @ 0xffffff10 │ │ │ │ │ adceq r7, sp, r8, ror pc │ │ │ │ │ @ instruction: 0x011ae7b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #24, 28 @ 0x180 │ │ │ │ │ @ instruction: 0x011474f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r8, lr, r8, ror r8 │ │ │ │ │ @ instruction: 0x011ae7d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2470887,39 +2470659,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #15 │ │ │ │ │ @ instruction: 0x01147798 │ │ │ │ │ - @ instruction: 0x011477b8 │ │ │ │ │ - eoreq r9, r2, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r9, r2, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x01147790 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, sp, r0, lsl #26 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #15 │ │ │ │ │ + @ instruction: 0x011477d0 │ │ │ │ │ + andle r6, r1, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011477b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011477d8 │ │ │ │ │ - @ instruction: 0x011477d0 │ │ │ │ │ - andle r6, r1, r0, ror #8 │ │ │ │ │ + @ instruction: 0x011477b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #16 │ │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r4, r0, asr r7 │ │ │ │ │ strheq r1, [r1], #232 @ 0xe8 │ │ │ │ │ - tsteq r4, r0, ror #16 │ │ │ │ │ + @ instruction: 0x011477d8 │ │ │ │ │ andle r0, r0, r0, asr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #120, 28 @ 0x780 │ │ │ │ │ tsteq r4, r8, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #16 │ │ │ │ │ tsteq r4, r8, lsl #16 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ ldrshteq sl, [r0], r0 │ │ │ │ │ @@ -2470939,71 +2470711,71 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ tsteq r4, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl sp │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #17 │ │ │ │ │ + tsteq r4, r0, ror #16 │ │ │ │ │ tsteq r4, r8, asr r8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, sp, r8, lsr #11 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #96, 28 @ 0x600 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #17 │ │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r4, r0, lsl #17 │ │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ │ tsteq r4, r8, lsl #17 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r0, ror #19 │ │ │ │ │ + sbceq r4, r0, r0, lsr sl │ │ │ │ │ tsteq r4, r0, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r8, ror #11 │ │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011478b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011478d0 │ │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r0, lsr r7 @ │ │ │ │ │ + adceq r6, pc, r8, ror #14 │ │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011478d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011478f8 │ │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ │ - eoreq r9, r2, #144, 28 @ 0x900 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #18 │ │ │ │ │ + @ instruction: 0x011478f8 │ │ │ │ │ + eoreq r9, r2, #168, 28 @ 0xa80 │ │ │ │ │ + @ instruction: 0x011479d8 │ │ │ │ │ + andle fp, r9, sp, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011479f8 │ │ │ │ │ + tsteq r4, r8, lsr #18 │ │ │ │ │ tsteq r4, r0, lsr #18 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, sp, r8, asr #14 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ - @ instruction: 0x011479d8 │ │ │ │ │ - andle fp, r9, sp, lsl lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr sl │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187398 │ │ │ │ │ tsteq r4, r8, asr #18 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2471038,28 +2470810,28 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011479b0 │ │ │ │ │ @ instruction: 0x011479d0 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01147990 │ │ │ │ │ - tsteq r4, r0, ror sl │ │ │ │ │ + @ instruction: 0x011479f8 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ tsteq r4, r8, ror #19 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrsbteq r1, [sp], r8 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [r1, #-112] @ 0xffffff90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r4, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r0, ror #19 │ │ │ │ │ + sbceq r4, r0, r0, lsr sl │ │ │ │ │ tsteq r4, r8, lsl sl │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r4, r0, lsr #20 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r4, r8, lsr #20 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r0, lsr sl │ │ │ │ │ @@ -2471075,59 +2470847,59 @@ │ │ │ │ │ adcseq fp, r5, r0, lsr r4 │ │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01147a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01147a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #21 │ │ │ │ │ + @ instruction: 0x01147ad8 │ │ │ │ │ @ instruction: 0x01147ab0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrshteq r1, [sp], r8 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ - @ instruction: 0x01147af0 │ │ │ │ │ - eoreq r9, r2, #216, 28 @ 0xd80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01147ad8 │ │ │ │ │ + tsteq r4, r0, asr #21 │ │ │ │ │ + eoreq r9, r2, #240, 28 @ 0xf00 │ │ │ │ │ + @ instruction: 0x01147af8 │ │ │ │ │ + mulle r7, sl, r9 │ │ │ │ │ @ instruction: 0x01147ad0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq sl, r1, r0, pc @ │ │ │ │ │ + adcseq sl, r1, r0, ror #30 │ │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #22 │ │ │ │ │ - @ instruction: 0x01147af8 │ │ │ │ │ - mulle r7, sl, r9 │ │ │ │ │ - tsteq r4, r0, lsl #23 │ │ │ │ │ - andle r0, r0, ip, ror #14 │ │ │ │ │ + @ instruction: 0x01147af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ │ + tsteq r4, r0, lsl #22 │ │ │ │ │ + andle r0, r0, ip, ror #14 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #23 │ │ │ │ │ + tsteq r4, r0, lsl #23 │ │ │ │ │ tsteq r4, r8, lsr #22 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ │ tsteq r4, r0, lsr #22 │ │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ │ @@ -2471144,16 +2470916,16 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ umlalseq r1, sp, r8, ip │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #240, 28 @ 0xf00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01147b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01147b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2471177,17 +2470949,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #29 │ │ │ │ │ tsteq r4, r0, lsl #29 │ │ │ │ │ - @ instruction: 0x01147eb8 │ │ │ │ │ - eoreq r9, r2, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r9, r2, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r4, r8, lsl ip │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011873b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, lsr #7 │ │ │ │ │ tsteq r4, r0, lsr ip │ │ │ │ │ @@ -2471297,15 +2471069,15 @@ │ │ │ │ │ @ instruction: 0x01147dd0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, sp, r0, lsl r6 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ tsteq r4, r0, ror #27 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r4, r0, lsl #28 │ │ │ │ │ - sbceq r4, r0, r0, ror #19 │ │ │ │ │ + sbceq r4, r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x01147df0 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ @ instruction: 0x01147df8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r0, asr #27 │ │ │ │ │ @@ -2471314,15 +2471086,15 @@ │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01147cd8 │ │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r4, r8, lsr #28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrsbteq sp, [r0], r8 │ │ │ │ │ + adcseq sp, r0, r0, asr #6 │ │ │ │ │ @ instruction: 0x01147dd8 │ │ │ │ │ tsteq r4, r8, lsr lr │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r4, r0, lsr #28 │ │ │ │ │ tsteq r4, r0, ror #23 │ │ │ │ │ tsteq r4, r8, asr #28 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2471336,36 +2471108,36 @@ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r4, r0, ror lr │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #29 │ │ │ │ │ + tsteq r4, r8, asr #29 │ │ │ │ │ + andle r2, r7, r9, lsr r4 │ │ │ │ │ ldrhteq r0, [r5], r0 │ │ │ │ │ @ instruction: 0x01519990 │ │ │ │ │ @ instruction: 0x01147e98 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r2, sp, r8, asr r1 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01147eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01147ed0 │ │ │ │ │ - tsteq r4, r8, asr #29 │ │ │ │ │ - andle r2, r7, r9, lsr r4 │ │ │ │ │ + @ instruction: 0x01147eb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01147ed8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ - tsteq r4, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x01147ed0 │ │ │ │ │ andle r0, r0, lr, lsr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01147ed8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r0 │ │ │ │ │ tsteq r4, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01147ef8 │ │ │ │ │ @@ -2471432,24 +2471204,24 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x01147fd0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01147ff8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ sbceq r6, r1, r8, lsr #21 │ │ │ │ │ - rsceq r0, ip, r0, lsl #23 │ │ │ │ │ + rsceq r8, fp, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r4, r0, lsr r0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r2, sp, r0, ror #3 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2471467,33 +2471239,33 @@ │ │ │ │ │ tsteq r4, r8, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq ip, r8, r2, r9 │ │ │ │ │ @ instruction: 0x011ae8d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01148098 │ │ │ │ │ - ldrheq r8, [r4, -r8] │ │ │ │ │ - eoreq r9, r2, #104, 30 @ 0x1a0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x01148098 │ │ │ │ │ + eoreq r9, r2, #128, 30 @ 0x200 │ │ │ │ │ + tsteq r4, r8, asr #1 │ │ │ │ │ + mulle r6, r1, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r4, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r8, [r4, -r0] │ │ │ │ │ - tsteq r4, r8, asr #1 │ │ │ │ │ - mulle r6, r1, r4 │ │ │ │ │ + ldrheq r8, [r4, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq r8, [r4, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr r5 │ │ │ │ │ - tsteq r4, r0, asr r1 │ │ │ │ │ + ldrsbeq r8, [r4, -r0] │ │ │ │ │ mulle r0, r1, r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r8, [r4, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r1 │ │ │ │ │ tsteq r4, r8, ror #1 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ sbceq r8, r1, r0, ror r6 │ │ │ │ │ ldrsheq r8, [r4, -r8] │ │ │ │ │ @@ -2471512,20 +2471284,20 @@ │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r4, r0, ror #1 │ │ │ │ │ cmpeq r0, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #2 │ │ │ │ │ tsteq r4, r0, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r7, [r5], r8 │ │ │ │ │ + adcseq r7, r5, r8, asr #17 │ │ │ │ │ @ instruction: 0x011ae8f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #128, 30 @ 0x200 │ │ │ │ │ tsteq r4, r0, ror #2 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ │ tsteq r4, r0, ror r1 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2471587,67 +2471359,67 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r2 │ │ │ │ │ - tsteq r4, r8, lsr #5 │ │ │ │ │ - eoreq r9, r2, #176, 30 @ 0x2c0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01148290 │ │ │ │ │ + tsteq r4, r8, ror r2 │ │ │ │ │ + eoreq r9, r2, #200, 30 @ 0x320 │ │ │ │ │ + @ instruction: 0x011482b0 │ │ │ │ │ + andle r8, r6, r2, lsl #13 │ │ │ │ │ tsteq r4, r8, lsl #5 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq ip, sp, r8, lsr sl │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01148298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011482b8 │ │ │ │ │ - @ instruction: 0x011482b0 │ │ │ │ │ - andle r8, r6, r2, lsl #13 │ │ │ │ │ - @ instruction: 0x011482d8 │ │ │ │ │ - strhle r0, [r0], -fp │ │ │ │ │ + tsteq r4, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #5 │ │ │ │ │ + @ instruction: 0x011482b8 │ │ │ │ │ + strhle r0, [r0], -fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r2, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011482d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011482d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r2, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011482f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011482f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r3 │ │ │ │ │ tsteq r4, r8, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, ror #31 │ │ │ │ │ + adceq r3, lr, r0, ror pc │ │ │ │ │ tsteq sl, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr r3 │ │ │ │ │ + tsteq r4, r8, lsr r6 │ │ │ │ │ tsteq r4, r8, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r6, [lr], r8 @ │ │ │ │ │ + adceq r6, lr, r8, asr #29 │ │ │ │ │ tsteq sl, r8, lsr r9 │ │ │ │ │ - @ instruction: 0x01148798 │ │ │ │ │ - eoreq sl, r2, #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr r6 │ │ │ │ │ + tsteq r4, r8, lsr r3 │ │ │ │ │ + eoreq sl, r2, #32 │ │ │ │ │ + @ instruction: 0x011487b0 │ │ │ │ │ + strdle fp, [r9], -ip │ │ │ │ │ tsteq r4, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr r3 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r1, sp, r8, lsr #17 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ ldrhteq r3, [fp], r8 │ │ │ │ │ @@ -2471705,15 +2471477,15 @@ │ │ │ │ │ tsteq r4, r0, lsr r4 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011483d8 │ │ │ │ │ tsteq r4, r0, asr #8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ │ - sbceq r2, r0, r8, asr r5 │ │ │ │ │ + sbceq r2, r0, r0, lsl #11 │ │ │ │ │ tsteq r4, r0, asr r4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r4, r0, ror #8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r4, r8, lsr r5 │ │ │ │ │ @@ -2471823,15 +2471595,15 @@ │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ │ tsteq r4, r8, lsl r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r7, r8, asr #26 │ │ │ │ │ smlalbbeq sp, r0, r8, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r8, asr r5 │ │ │ │ │ + sbceq r2, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, ror #4 │ │ │ │ │ tsteq r4, r0, lsr r6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2471911,28 +2471683,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl ip │ │ │ │ │ tsteq r4, r0, lsl #15 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r8, ror r7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r2, r0, lsr #2 │ │ │ │ │ + sbceq r2, r2, r0, ror r1 │ │ │ │ │ tsteq r4, r8, lsl #15 │ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror r0 │ │ │ │ │ - @ instruction: 0x011487b0 │ │ │ │ │ - strdle fp, [r9], -ip │ │ │ │ │ + @ instruction: 0x01148798 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror r0 │ │ │ │ │ tsteq r4, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r8, r0, ror #18 │ │ │ │ │ @ instruction: 0x011ae9b0 │ │ │ │ │ - tsteq r4, r0, lsr #1 │ │ │ │ │ + tsteq r4, r0, ror r0 │ │ │ │ │ @ instruction: 0xd00018b9 │ │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @@ -2472012,15 +2471784,15 @@ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r4, r8, lsr #20 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r4, r0, lsl r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r9, r5, r0, lsr #18 │ │ │ │ │ + adcseq r9, r5, r0, lsl #19 │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ │ tsteq r4, r8, asr r9 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r4, r0, lsr #18 │ │ │ │ │ @ instruction: 0x01406198 │ │ │ │ │ @@ -2472073,15 +2471845,15 @@ │ │ │ │ │ @ instruction: 0x011489f0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x011489d8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r4, r8, ror #19 │ │ │ │ │ - sbceq r2, r2, r0, lsr #2 │ │ │ │ │ + sbceq r2, r2, r0, ror r1 │ │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ │ tsteq r4, r0, asr #19 │ │ │ │ │ tsteq r4, r8, lsl sl │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2472456,15 +2472228,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01148ff0 │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ @ instruction: 0x01148ff8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - sbceq r0, lr, r0, lsl #23 │ │ │ │ │ + sbceq r8, lr, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ adcseq pc, r4, r0, lsr #24 │ │ │ │ │ smlalbteq r6, r0, r0, r1 │ │ │ │ │ tsteq r4, r0, rrx │ │ │ │ │ @ instruction: 0x01148f90 │ │ │ │ │ @@ -2472484,28 +2472256,28 @@ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149090 │ │ │ │ │ tsteq r4, r8, lsl #1 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ │ @ instruction: 0x011487d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [r4, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [r4, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2472581,61 +2472353,61 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01149198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #4 │ │ │ │ │ + tsteq r4, r8, lsr #4 │ │ │ │ │ tsteq r4, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsl #4 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq r4, r0, lsl #1 │ │ │ │ │ tsteq r4, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ - tsteq r4, r0, asr #4 │ │ │ │ │ - eoreq sl, r2, #80 @ 0x50 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #4 │ │ │ │ │ + tsteq r4, r0, lsr #4 │ │ │ │ │ + eoreq sl, r2, #104 @ 0x68 │ │ │ │ │ + tsteq r4, r8, asr #4 │ │ │ │ │ + andle sp, r9, r2, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr r2 │ │ │ │ │ - tsteq r4, r8, asr #4 │ │ │ │ │ - andle sp, r9, r2, lsl r8 │ │ │ │ │ - tsteq r4, r0, ror r2 │ │ │ │ │ - andle r0, r0, r0, ror #11 │ │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ │ + tsteq r4, r0, asr r2 │ │ │ │ │ + andle r0, r0, r0, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #5 │ │ │ │ │ @ instruction: 0x011486d0 │ │ │ │ │ smlalbteq sp, r0, r8, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r3 │ │ │ │ │ + tsteq r4, r0, lsl #7 │ │ │ │ │ @ instruction: 0x011492b8 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ │ tsteq r4, r8, asr #5 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2472674,20 +2472446,20 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #6 │ │ │ │ │ tsteq r4, r0, ror #6 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #6 │ │ │ │ │ - @ instruction: 0x011493d0 │ │ │ │ │ - eoreq sl, r2, #152 @ 0x98 │ │ │ │ │ + tsteq r4, r8, ror r3 │ │ │ │ │ + eoreq sl, r2, #176 @ 0xb0 │ │ │ │ │ tsteq lr, r0, lsl r8 │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #7 │ │ │ │ │ + tsteq r4, r8, ror #7 │ │ │ │ │ + andle sp, r9, fp, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ @ instruction: 0x01149398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsr #24 │ │ │ │ │ @@ -2472699,53 +2472471,53 @@ │ │ │ │ │ @ instruction: 0x011493b8 │ │ │ │ │ @ instruction: 0x011ae9f8 │ │ │ │ │ tsteq r4, r0, asr #7 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011493f0 │ │ │ │ │ - tsteq r4, r8, ror #7 │ │ │ │ │ - andle sp, r9, fp, lsl lr │ │ │ │ │ + @ instruction: 0x011493d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl #8 │ │ │ │ │ tsteq r4, r0, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ │ tsteq sl, r0, lsl sl │ │ │ │ │ - tsteq r4, r0, lsr #8 │ │ │ │ │ + @ instruction: 0x011493f0 │ │ │ │ │ andle r0, r0, fp, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #200 @ 0xc8 │ │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #8 │ │ │ │ │ - tsteq r4, r0, ror #14 │ │ │ │ │ - eoreq sl, r2, #224 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149698 │ │ │ │ │ + tsteq r4, r0, ror #8 │ │ │ │ │ + eoreq sl, r2, #248 @ 0xf8 │ │ │ │ │ + tsteq r4, r8, ror r7 │ │ │ │ │ + andle r2, r7, r8, lsl #14 │ │ │ │ │ tsteq r4, r0, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror r4 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ @@ -2472887,15 +2472659,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011496b8 │ │ │ │ │ @ instruction: 0x011496b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, lsl r5 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #15 │ │ │ │ │ + tsteq r4, r0, ror #14 │ │ │ │ │ tsteq r4, r8, asr #13 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011875f0 │ │ │ │ │ @ instruction: 0x011496d8 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2472928,33 +2472700,33 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #14 │ │ │ │ │ - tsteq r4, r8, ror r7 │ │ │ │ │ - andle r2, r7, r8, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ - tsteq r4, r0, lsr #15 │ │ │ │ │ + tsteq r4, r0, lsl #15 │ │ │ │ │ andle r0, r0, r6, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #15 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011497b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #248 @ 0xf8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011497b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ @@ -2472977,47 +2472749,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #16 │ │ │ │ │ + tsteq r4, r8, asr #16 │ │ │ │ │ tsteq r4, r0, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r8, [r6], r8 │ │ │ │ │ tsteq sl, r0, lsr #21 │ │ │ │ │ - tsteq r4, r8, ror #16 │ │ │ │ │ - eoreq sl, r2, #40, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #16 │ │ │ │ │ + tsteq r4, r0, asr #16 │ │ │ │ │ + eoreq sl, r2, #64, 2 │ │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ │ + andle sp, r9, pc, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r8 │ │ │ │ │ - tsteq r4, r0, ror r8 │ │ │ │ │ - andle sp, r9, pc, ror #30 │ │ │ │ │ - tsteq r4, r0, lsr #17 │ │ │ │ │ - andle r0, r0, sl, lsr #1 │ │ │ │ │ + tsteq r4, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #17 │ │ │ │ │ + tsteq r4, r8, ror r8 │ │ │ │ │ + andle r0, r0, sl, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #64, 2 │ │ │ │ │ @ instruction: 0x011498d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, asr #17 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2473113,27 +2472885,27 @@ │ │ │ │ │ tsteq r4, r0, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, pc, r0, asr r9 @ │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr sl │ │ │ │ │ + tsteq r4, r0, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - tsteq r4, r8, lsr fp │ │ │ │ │ - eoreq sl, r2, #112, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #20 │ │ │ │ │ + tsteq r4, r8, asr sl │ │ │ │ │ + eoreq sl, r2, #136, 2 @ 0x22 │ │ │ │ │ + tsteq r4, r0, asr #22 │ │ │ │ │ + andle r7, r6, fp, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #22 │ │ │ │ │ + tsteq r4, r8, lsr fp │ │ │ │ │ tsteq r4, r0, lsl #21 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq lr, r1, r0, lsr r5 │ │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011498b0 │ │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ │ @@ -2473174,20 +2472946,20 @@ │ │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ │ tsteq r4, r8, lsr #22 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ │ sbceq r5, r0, r8, asr #2 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ tsteq r4, r8, asr #21 │ │ │ │ │ - tsteq r4, r0, asr #22 │ │ │ │ │ - andle r7, r6, fp, lsr r8 │ │ │ │ │ - tsteq r4, r8, lsr #23 │ │ │ │ │ - andle r0, r0, lr, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149b90 │ │ │ │ │ + tsteq r4, r8, asr #22 │ │ │ │ │ + andle r0, r0, lr, lsr #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #160, 2 @ 0x28 │ │ │ │ │ tsteq r4, r8, asr fp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r8, ror #22 │ │ │ │ │ tsteq r4, r0, lsr #22 │ │ │ │ │ tsteq r4, r8, ror #22 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ │ @@ -2473201,51 +2472973,51 @@ │ │ │ │ │ tsteq r4, r0, ror fp │ │ │ │ │ strheq r5, [r1], #72 @ 0x48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149bb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #136, 2 @ 0x22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01149bf8 │ │ │ │ │ + tsteq r4, r0, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - tsteq r4, r8, lsl ip │ │ │ │ │ - eoreq sl, r2, #184, 2 @ 0x2e │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ │ + @ instruction: 0x01149bf8 │ │ │ │ │ + eoreq sl, r2, #208, 2 @ 0x34 │ │ │ │ │ + tsteq r4, r8, lsr #24 │ │ │ │ │ + andle r8, r6, r2, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr ip │ │ │ │ │ - tsteq r4, r8, lsr #24 │ │ │ │ │ - andle r8, r6, r2, asr #14 │ │ │ │ │ + tsteq r4, r8, lsl ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - tsteq r4, r8, lsl sp │ │ │ │ │ + tsteq r4, r0, lsr ip │ │ │ │ │ andle r0, r0, fp, ror #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #26 │ │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2473291,19 +2473063,19 @@ │ │ │ │ │ @ instruction: 0x01149cf8 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01149cb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror pc │ │ │ │ │ + tsteq r4, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r9, [r1, #-200] @ 0xffffff38 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #208, 2 @ 0x34 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror pc │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, ror r5 │ │ │ │ │ tsteq sl, r0, lsl #22 │ │ │ │ │ tsteq r4, r8, ror #15 │ │ │ │ │ sbceq r6, r0, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2473311,15 +2473083,15 @@ │ │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr sp │ │ │ │ │ tsteq sl, r0, lsl #22 │ │ │ │ │ tsteq r4, r8, asr sp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r4, r0, ror #26 │ │ │ │ │ - sbceq r4, r2, r8, lsl #20 │ │ │ │ │ + sbceq r4, r2, r8, asr sl │ │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r4, r8, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ │ @@ -2473395,15 +2473167,15 @@ │ │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ │ @ instruction: 0x01149e98 │ │ │ │ │ tsteq r4, r8, lsr #29 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r2, r8, lsl #20 │ │ │ │ │ + sbceq r4, r2, r8, asr sl │ │ │ │ │ @ instruction: 0x01149eb8 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl fp │ │ │ │ │ tsteq r4, r8, asr #29 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2473461,34 +2473233,34 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #31 │ │ │ │ │ - tsteq r4, r0, ror #31 │ │ │ │ │ - eoreq sl, r2, #0, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ + tsteq r4, r0, asr #31 │ │ │ │ │ + eoreq sl, r2, #24, 4 @ 0x80000001 │ │ │ │ │ + tsteq r4, r8, ror #31 │ │ │ │ │ + andle lr, r9, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01149fd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01149ff0 │ │ │ │ │ - tsteq r4, r8, ror #31 │ │ │ │ │ - andle lr, r9, r6, lsr #32 │ │ │ │ │ - tsteq r4, r0, rrx │ │ │ │ │ - @ instruction: 0xd00002b0 │ │ │ │ │ + tsteq r4, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x01149ff0 │ │ │ │ │ + @ instruction: 0xd00002b0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #48, 4 │ │ │ │ │ tsteq r4, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - sbcseq r8, r8, r0, lsl #23 │ │ │ │ │ + sbcseq r0, r8, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r0 │ │ │ │ │ @@ -2473503,33 +2473275,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #6 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, ror r9 │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, rrx │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #1 │ │ │ │ │ - @ instruction: 0x0114a198 │ │ │ │ │ - eoreq sl, r2, #72, 4 @ 0x80000004 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #1 │ │ │ │ │ + tsteq r4, r0, lsr #1 │ │ │ │ │ + eoreq sl, r2, #96, 4 │ │ │ │ │ + tsteq r4, r0, lsr #3 │ │ │ │ │ + andle r5, r4, sl, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [r4, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a190 │ │ │ │ │ tsteq r4, r0, asr #1 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ │ @@ -2473581,21 +2473353,21 @@ │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r9, [sp], r8 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ adcseq sl, r0, r8, lsl #27 │ │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #3 │ │ │ │ │ - tsteq r4, r0, lsr #3 │ │ │ │ │ - andle r5, r4, sl, lsl lr │ │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ │ - andle r0, r0, r2, ror r1 │ │ │ │ │ + @ instruction: 0x0114a198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a1b0 │ │ │ │ │ + tsteq r4, r8, lsr #3 │ │ │ │ │ + andle r0, r0, r2, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr r2 │ │ │ │ │ tsteq r4, r0, asr #3 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq lr, r1, r0, ror #15 │ │ │ │ │ @ instruction: 0x011761d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2473631,17 +2473403,17 @@ │ │ │ │ │ tsteq r4, r8, asr #4 │ │ │ │ │ sbceq fp, r0, r0, ror r1 │ │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ │ tsteq r4, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #96, 4 │ │ │ │ │ tsteq r4, r0, ror r2 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r5, r1, r0, lsl #14 │ │ │ │ │ tsteq r4, r8, lsr r2 │ │ │ │ │ tsteq r4, r0, lsl #5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r4, r8, ror #4 │ │ │ │ │ @@ -2473673,45 +2473445,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #6 │ │ │ │ │ + tsteq r4, r8, lsr #6 │ │ │ │ │ tsteq r4, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r7, r8, lsl #26 │ │ │ │ │ @ instruction: 0x011aeb90 │ │ │ │ │ - tsteq r4, r8, asr #6 │ │ │ │ │ - eoreq sl, r2, #144, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #6 │ │ │ │ │ + tsteq r4, r0, lsr #6 │ │ │ │ │ + eoreq sl, r2, #168, 4 @ 0x8000000a │ │ │ │ │ + tsteq r4, r0, asr r3 │ │ │ │ │ + andle lr, r9, fp, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr r3 │ │ │ │ │ - tsteq r4, r0, asr r3 │ │ │ │ │ - andle lr, r9, fp, ror #5 │ │ │ │ │ - tsteq r4, r8, ror r3 │ │ │ │ │ - andle r0, r0, r4, asr r3 │ │ │ │ │ + tsteq r4, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #6 │ │ │ │ │ + tsteq r4, r8, asr r3 │ │ │ │ │ + andle r0, r0, r4, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r4, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, asr #22 │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ @ instruction: 0x0114a398 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2473760,15 +2473532,15 @@ │ │ │ │ │ cmpeq r1, r0, asr sp │ │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror sp │ │ │ │ │ tsteq r4, r8, ror #8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ - adcseq r4, r5, r8, lsl #2 │ │ │ │ │ + adcseq r4, r5, r8, lsl r1 │ │ │ │ │ cmpeq r1, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ umlalseq r1, r5, r0, sp │ │ │ │ │ cmpeq r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ │ @@ -2473803,63 +2473575,63 @@ │ │ │ │ │ adcseq fp, sl, r8, asr #6 │ │ │ │ │ ldrsbeq fp, [r2, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #10 │ │ │ │ │ adcseq ip, r1, r0, asr #14 │ │ │ │ │ ldrsheq fp, [r2, #-8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #10 │ │ │ │ │ + tsteq r4, r8, lsr r5 │ │ │ │ │ ldrshteq r1, [r2], r8 │ │ │ │ │ cmpeq r2, r0, lsr #2 │ │ │ │ │ - tsteq r4, r8, ror #10 │ │ │ │ │ - eoreq sl, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + tsteq r4, r8, lsr #10 │ │ │ │ │ + eoreq sl, r2, #240, 4 │ │ │ │ │ adcseq r1, r5, r0, lsr #24 │ │ │ │ │ cmpeq r2, r8, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr r5 │ │ │ │ │ + tsteq r4, r8, ror r5 │ │ │ │ │ + ldrdle r9, [r7], -ip │ │ │ │ │ adcseq r0, r2, r8, lsl #16 │ │ │ │ │ cmpeq r2, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #10 │ │ │ │ │ adceq sl, sp, r0, ror #5 │ │ │ │ │ @ instruction: 0x0152b198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #11 │ │ │ │ │ + tsteq r4, r8, ror #10 │ │ │ │ │ tsteq sp, r8, lsr #31 │ │ │ │ │ cmpeq r2, r8, ror #3 │ │ │ │ │ - tsteq r4, r8, ror r5 │ │ │ │ │ - ldrdle r9, [r7], -ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0114a598 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsl r2 │ │ │ │ │ - tsteq r4, r8, asr #11 │ │ │ │ │ + tsteq r4, r8, lsl #11 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ adcseq r9, r1, r0, lsr #9 │ │ │ │ │ cmpeq r2, r8, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114a598 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #8, 6 @ 0x20000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a5b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #12 │ │ │ │ │ + tsteq r4, r8, asr #11 │ │ │ │ │ tsteq r3, r0, lsr r7 │ │ │ │ │ cmpeq r2, r8, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #240, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #12 │ │ │ │ │ adceq sl, sp, r8, lsr #13 │ │ │ │ │ cmpeq r2, r0, lsr #7 │ │ │ │ │ tsteq r4, r8, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r7, r8, lsl #10 │ │ │ │ │ cmpeq r2, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2473895,35 +2473667,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r6 │ │ │ │ │ adcseq lr, r6, r0, lsl r0 │ │ │ │ │ ldrheq fp, [r2, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #13 │ │ │ │ │ + tsteq r4, r8, ror #13 │ │ │ │ │ adcseq r4, r5, r8, asr #2 │ │ │ │ │ cmpeq r2, r0, ror #9 │ │ │ │ │ @ instruction: 0x0114a690 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x0114a698 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r6, r0, r8, r2 │ │ │ │ │ - tsteq r4, r8, lsl r7 │ │ │ │ │ - eoreq sl, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + tsteq r4, r8, asr #13 │ │ │ │ │ + eoreq sl, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl #10 │ │ │ │ │ @ instruction: 0x0114a6b8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r4, r0, asr #13 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #13 │ │ │ │ │ + tsteq r4, r8, lsr #14 │ │ │ │ │ + andle r1, r2, pc, asr #2 │ │ │ │ │ adcseq sp, sl, r0, lsl #21 │ │ │ │ │ cmpeq r2, r0, lsr r5 │ │ │ │ │ tsteq r4, r0, ror #13 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114a6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2473931,43 +2473703,43 @@ │ │ │ │ │ adceq r0, sp, r8, asr #18 │ │ │ │ │ cmpeq r2, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #14 │ │ │ │ │ + tsteq r4, r8, lsl r7 │ │ │ │ │ adcseq r5, r2, r8, lsl #21 │ │ │ │ │ cmpeq r2, r8, lsr #11 │ │ │ │ │ - tsteq r4, r8, lsr #14 │ │ │ │ │ - andle r1, r2, pc, asr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr r7 │ │ │ │ │ adcseq r9, r0, r8, asr fp │ │ │ │ │ ldrsbeq fp, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ - tsteq r4, r0, lsr #16 │ │ │ │ │ + tsteq r4, r8, asr #14 │ │ │ │ │ mulle r0, r0, r0 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ ldrsheq fp, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x0114a6d8 │ │ │ │ │ ldrdeq pc, [r2], #240 @ 0xf0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #80, 6 @ 0x40000001 │ │ │ │ │ adcseq sl, r1, r8, lsr r5 │ │ │ │ │ cmpeq r2, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ │ adcseq sl, r0, r8, lsr #18 │ │ │ │ │ cmpeq r2, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r7 │ │ │ │ │ adcseq r7, r0, r8, ror #7 │ │ │ │ │ cmpeq r2, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r8 │ │ │ │ │ + tsteq r4, r0, lsr #16 │ │ │ │ │ tsteq r4, r8, lsl #15 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r2, sp, r8, asr #16 │ │ │ │ │ tsteq r7, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114a5f0 │ │ │ │ │ @ instruction: 0x0114a7d0 │ │ │ │ │ @@ -2474000,16 +2473772,16 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r4, r0, lsl r8 │ │ │ │ │ sbceq r9, r0, r0, ror #4 │ │ │ │ │ @ instruction: 0x0114a7f8 │ │ │ │ │ tsteq r4, r8, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0152b698 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr #13 │ │ │ │ │ tsteq r4, r8, lsr r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ umlalseq r3, r1, r8, r3 │ │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ @@ -2474032,64 +2473804,64 @@ │ │ │ │ │ cmpeq r2, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a898 │ │ │ │ │ adcseq sp, sp, r0, lsl #22 │ │ │ │ │ cmpeq r2, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a8b0 │ │ │ │ │ - adceq fp, sp, r8, asr pc │ │ │ │ │ + adceq fp, sp, r8, asr #30 │ │ │ │ │ cmpeq r2, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #18 │ │ │ │ │ + tsteq r4, r8, lsl #18 │ │ │ │ │ @ instruction: 0x0114a8d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #24 │ │ │ │ │ tsteq r4, r0, lsr r4 │ │ │ │ │ sbceq r7, r3, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ @ instruction: 0x0114a8f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #24 │ │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ │ - eoreq sl, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #18 │ │ │ │ │ + tsteq r4, r0, lsl #18 │ │ │ │ │ + eoreq sl, r2, #128, 6 │ │ │ │ │ + tsteq r4, r0, lsr r9 │ │ │ │ │ + mulle r0, pc, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr r9 │ │ │ │ │ - tsteq r4, r0, lsr r9 │ │ │ │ │ - mulle r0, pc, fp @ │ │ │ │ │ - tsteq r4, r0, ror #18 │ │ │ │ │ - mulle r0, ip, r1 │ │ │ │ │ + tsteq r4, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #18 │ │ │ │ │ + tsteq r4, r8, lsr r9 │ │ │ │ │ + mulle r0, ip, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #128, 6 │ │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r8, [r5], r0 │ │ │ │ │ tsteq sl, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114a998 │ │ │ │ │ @ instruction: 0x0114a990 │ │ │ │ │ @@ -2475113,27 +2474885,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ tsteq r4, r8, ror r9 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ │ tsteq r4, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114b9b0 │ │ │ │ │ + tsteq r4, r0, asr #23 │ │ │ │ │ @ instruction: 0x0114b990 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - tsteq r4, r0, lsr ip │ │ │ │ │ - eoreq sl, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + @ instruction: 0x0114b9b0 │ │ │ │ │ + eoreq sl, r2, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r4, r8, lsr #19 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #23 │ │ │ │ │ + tsteq r4, r8, asr #24 │ │ │ │ │ + andle pc, r0, lr, asr r0 @ │ │ │ │ │ @ instruction: 0x0114bbb8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @ instruction: 0x0114b9d0 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ @ instruction: 0x0114b9d8 │ │ │ │ │ @@ -2475275,39 +2475047,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ tsteq r4, r0, lsl #24 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #24 │ │ │ │ │ + tsteq r4, r0, lsr ip │ │ │ │ │ tsteq r4, r8, lsl ip │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r4, r8, lsr #24 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - tsteq r4, r8, asr #24 │ │ │ │ │ - andle pc, r0, lr, asr r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl #25 │ │ │ │ │ tsteq r4, r0, asr #24 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - @ instruction: 0x0114bcf8 │ │ │ │ │ + tsteq r4, r8, ror #24 │ │ │ │ │ mulle r0, r7, r2 │ │ │ │ │ tsteq r4, r8, asr ip │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ tsteq r4, r0, ror #12 │ │ │ │ │ cmpeq r0, r8, lsl #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r4, r8, ror ip │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114bc98 │ │ │ │ │ @ instruction: 0x0114bc90 │ │ │ │ │ @@ -2475329,21 +2475101,21 @@ │ │ │ │ │ adcseq r3, r6, r0, asr lr │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ @ instruction: 0x0114bcd8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl sp │ │ │ │ │ + @ instruction: 0x0114bcf8 │ │ │ │ │ @ instruction: 0x0114bcf0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #200, 6 @ 0x20000003 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl sp │ │ │ │ │ tsteq r4, r8, lsl #26 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ │ tsteq r4, r0, lsr #26 │ │ │ │ │ @@ -2475377,31 +2475149,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #27 │ │ │ │ │ @ instruction: 0x0114bd98 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #27 │ │ │ │ │ + @ instruction: 0x0114bdf8 │ │ │ │ │ @ instruction: 0x0114bdb0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - @ instruction: 0x0114beb8 │ │ │ │ │ - eoreq sl, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ + tsteq r4, r0, ror #27 │ │ │ │ │ + eoreq sl, r2, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq r4, r8, asr #27 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0114bdd8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114bdf8 │ │ │ │ │ + @ instruction: 0x0114bed0 │ │ │ │ │ + andle lr, r9, ip, asr #12 │ │ │ │ │ @ instruction: 0x0114bdf0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl lr │ │ │ │ │ tsteq r4, r8, lsl #28 │ │ │ │ │ @@ -2475429,47 +2475201,47 @@ │ │ │ │ │ tsteq r4, r8, lsl #29 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r0, ror lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq sp, r2, r0, lsl #6 │ │ │ │ │ tsteq r4, r0, lsl #29 │ │ │ │ │ tsteq r4, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 1632 @ 0x660 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114bef0 │ │ │ │ │ + @ instruction: 0x0114beb8 │ │ │ │ │ tsteq r4, r0, lsr #29 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0114beb0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - @ instruction: 0x0114bed0 │ │ │ │ │ - andle lr, r9, ip, asr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl pc │ │ │ │ │ tsteq r4, r8, asr #29 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - tsteq r4, r0, ror pc │ │ │ │ │ + @ instruction: 0x0114bef0 │ │ │ │ │ andle r0, r0, ip, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ tsteq r4, r8, ror #29 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #40, 8 @ 0x28000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq r4, r8, lsl #30 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2475485,23 +2475257,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ │ tsteq r4, r8, asr #30 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #31 │ │ │ │ │ + tsteq r4, r0, ror pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #16, 8 @ 0x10000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl #31 │ │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ │ @ instruction: 0x0114bf98 │ │ │ │ │ @@ -2475522,15 +2475294,15 @@ │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r1 │ │ │ │ │ tsteq r4, r0, lsl #1 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrhteq r6, [r6], r8 │ │ │ │ │ + adcseq r6, r6, r8, ror #31 │ │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ tsteq r4, r8, lsr r0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r4, r0 │ │ │ │ │ @@ -2476161,15 +2475933,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r4, r5, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r8, asr #7 │ │ │ │ │ + sbceq sp, r0, r0, lsr #7 │ │ │ │ │ teqeq lr, sp, ror #16 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2476614,47 +2476386,47 @@ │ │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ │ tsteq r3, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ ldrsheq sp, [r4, -r8] │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrheq sp, [r4, -r8] │ │ │ │ │ - ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq sp, r2, r0, lsl #6 │ │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011aec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror r1 │ │ │ │ │ + @ instruction: 0x0114d1b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - ldrshteq r9, [r1], r0 │ │ │ │ │ + adcseq r9, r1, r0, ror #9 │ │ │ │ │ cmpeq r2, r8, lsl #15 │ │ │ │ │ tsteq r4, r0, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror #20 │ │ │ │ │ ldrheq fp, [r2, #-112] @ 0xffffff90 │ │ │ │ │ tsteq r3, r8, lsl r1 │ │ │ │ │ @ instruction: 0x011aecb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq fp, [r2, #-120] @ 0xffffff88 │ │ │ │ │ - tsteq r4, r0, lsl r2 │ │ │ │ │ - eoreq sl, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + tsteq r4, r8, ror r1 │ │ │ │ │ + eoreq sl, r2, #88, 8 @ 0x58000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ strhteq r2, [lr], r8 │ │ │ │ │ cmpeq r2, r0, lsl #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114d1b0 │ │ │ │ │ + tsteq r4, r8, lsr r2 │ │ │ │ │ + andle r3, r3, r9, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsr #16 │ │ │ │ │ @ instruction: 0x0114d198 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr r8 │ │ │ │ │ adcseq r6, r5, r0, lsr pc │ │ │ │ │ @@ -2476673,40 +2476445,40 @@ │ │ │ │ │ cmpeq r2, r8, asr #17 │ │ │ │ │ tsteq r4, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r2, #-128] @ 0xffffff80 │ │ │ │ │ - adcseq r6, r6, r8, ror #1 │ │ │ │ │ + adcseq r6, r6, r8, lsl #1 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ tsteq r4, r0, ror #3 │ │ │ │ │ cmpeq r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #4 │ │ │ │ │ + tsteq r4, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq lr, r8, lsr #32 │ │ │ │ │ cmpeq r2, r0, asr #18 │ │ │ │ │ - tsteq r4, r8, lsr r2 │ │ │ │ │ - andle r3, r3, r9, ror #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ tsteq r4, r8, lsr #4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r0, r0, lsl #22 │ │ │ │ │ tsteq r4, r0, lsl #4 │ │ │ │ │ - umlaleq sl, sp, r0, sp │ │ │ │ │ + adceq sl, sp, r0, lsr #27 │ │ │ │ │ cmpeq r2, r8, ror #18 │ │ │ │ │ - tsteq r4, r0, lsl r3 │ │ │ │ │ + tsteq r4, r8, asr #4 │ │ │ │ │ andle r0, r0, r3, asr r0 │ │ │ │ │ adcseq r9, r6, r0, asr r5 │ │ │ │ │ @ instruction: 0x0152b990 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #112, 8 @ 0x70000000 │ │ │ │ │ adcseq r2, r5, r0, asr #24 │ │ │ │ │ ldrheq fp, [r2, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ adcseq r9, r0, r0, lsr #20 │ │ │ │ │ @@ -2476730,15 +2476502,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011314d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #6 │ │ │ │ │ + tsteq r4, r0, lsl r3 │ │ │ │ │ @ instruction: 0x0114d2b0 │ │ │ │ │ tsteq r3, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011314d0 │ │ │ │ │ tsteq r4, r8, ror #5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, pc, r0, lsr #17 │ │ │ │ │ @@ -2476747,27 +2476519,27 @@ │ │ │ │ │ sbceq r6, r0, r8, lsr #31 │ │ │ │ │ tsteq r4, r0, lsl #6 │ │ │ │ │ @ instruction: 0x0114d2f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq r6, r8, lsl #29 │ │ │ │ │ cmpeq r2, r0, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #88, 8 @ 0x58000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ umlalseq lr, lr, r8, r0 @ │ │ │ │ │ ldrsbeq fp, [r2, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r2, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #6 │ │ │ │ │ - umlalseq r1, r5, r0, r4 │ │ │ │ │ + adcseq r1, r5, r0, lsr #9 │ │ │ │ │ cmpeq r2, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, asr #22 │ │ │ │ │ @@ -2476776,25 +2476548,25 @@ │ │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ │ cmpeq r2, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl #7 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ @ instruction: 0x0152bb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #7 │ │ │ │ │ + @ instruction: 0x0114d3b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr #23 │ │ │ │ │ - tsteq r4, r8, lsl r4 │ │ │ │ │ - eoreq sl, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq r4, r8, lsr #7 │ │ │ │ │ + eoreq sl, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, ror #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114d3b8 │ │ │ │ │ + tsteq r4, r8, asr r4 │ │ │ │ │ + mulle r7, r4, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114d3d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2476804,45 +2476576,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, ror #24 │ │ │ │ │ @ instruction: 0x0114d3f8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0114d3f0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, asr #28 │ │ │ │ │ + sbceq lr, r1, r8, ror #28 │ │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ │ tsteq r4, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, ror #8 │ │ │ │ │ + tsteq r4, r8, lsl r4 │ │ │ │ │ adcseq fp, r6, r0, ror r3 │ │ │ │ │ cmpeq r2, r8, lsl #25 │ │ │ │ │ - tsteq r4, r8, asr r4 │ │ │ │ │ - mulle r7, r4, pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq fp, [r2, #-192] @ 0xffffff40 │ │ │ │ │ tsteq r4, r0, lsr r4 │ │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ - tsteq r4, r8, lsl #10 │ │ │ │ │ + tsteq r4, r8, ror #8 │ │ │ │ │ andle r0, r0, r6, ror r1 │ │ │ │ │ umlaleq ip, sp, r0, r0 │ │ │ │ │ ldrsbeq fp, [r2, #-200] @ 0xffffff38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8 │ │ │ │ │ @ instruction: 0x0114d490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2476868,21 +2476640,21 @@ │ │ │ │ │ adceq r8, sp, r0, ror #10 │ │ │ │ │ cmpeq r4, r8, ror #3 │ │ │ │ │ adceq fp, pc, r0, asr r3 @ │ │ │ │ │ tsteq sl, r0, lsl sp │ │ │ │ │ adcseq sp, r4, r0, ror r7 │ │ │ │ │ cmpeq r4, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl r5 │ │ │ │ │ + tsteq r4, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ ldrsbteq r0, [r7], r8 │ │ │ │ │ cmpeq r4, r8, lsr r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, lsl r5 │ │ │ │ │ adcseq r1, r2, r8, lsr sp │ │ │ │ │ cmpeq r4, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2476908,20 +2476680,20 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114d590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq ip, r0, lsl #10 │ │ │ │ │ cmpeq r6, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #12 │ │ │ │ │ + @ instruction: 0x0114d6b8 │ │ │ │ │ tsteq r1, r8, ror #16 │ │ │ │ │ cmpeq r6, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrsbteq r5, [r5], r8 │ │ │ │ │ + adcseq r5, r5, r8, lsl #24 │ │ │ │ │ @ instruction: 0x01176890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #7 │ │ │ │ │ @ instruction: 0x0114d5f0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x0114d5b8 │ │ │ │ │ cmpeq r0, r0, ror #14 │ │ │ │ │ @@ -2476955,20 +2476727,20 @@ │ │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ │ tsteq r4, r0, asr #12 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ │ sbceq r6, r0, r8, lsr #31 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ tsteq r4, r8, asr #11 │ │ │ │ │ - tsteq r4, r8, lsl #15 │ │ │ │ │ - eoreq sl, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ - adceq r1, ip, r8, asr #22 │ │ │ │ │ + tsteq r4, r0, ror #12 │ │ │ │ │ + eoreq sl, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + adceq r1, ip, r8, lsr fp │ │ │ │ │ cmpeq r6, r8, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114d6b8 │ │ │ │ │ + @ instruction: 0x0114d798 │ │ │ │ │ + andle r4, r7, fp, lsl r1 │ │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r0, r1, r8, asr #9 │ │ │ │ │ tsteq r4, r8, lsr r6 │ │ │ │ │ tsteq r4, r0, lsl #13 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r4, r8, ror #12 │ │ │ │ │ @@ -2476976,22 +2476748,22 @@ │ │ │ │ │ @ instruction: 0x0114d690 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r4, r8, ror r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r4, r0, lsr #13 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r4, r8, lsl #13 │ │ │ │ │ - sbceq lr, r1, r0, asr #28 │ │ │ │ │ + sbceq lr, r1, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ │ cmpeq r6, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #13 │ │ │ │ │ - adcseq r1, r5, r0, lsr #15 │ │ │ │ │ + ldrhteq r1, [r5], r0 │ │ │ │ │ cmpeq r6, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ │ adcseq sp, r4, r0, asr pc │ │ │ │ │ ldrsbeq lr, [r6, #-0] │ │ │ │ │ @ instruction: 0x0114d6f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2477026,37 +2476798,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ adcseq sl, r0, r8, lsr r8 │ │ │ │ │ cmpeq r6, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, asr #15 │ │ │ │ │ + tsteq r4, r8, lsl #15 │ │ │ │ │ tsteq r4, r8, ror r7 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq sl, r0, r0, lsl #15 │ │ │ │ │ cmpeq r6, r0, lsl r2 │ │ │ │ │ - @ instruction: 0x0114d798 │ │ │ │ │ - andle r4, r7, fp, lsl r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0114d7d8 │ │ │ │ │ adcseq sp, r1, r8, lsl #23 │ │ │ │ │ cmpeq r6, r8, lsr r2 │ │ │ │ │ - tsteq r4, r0, lsr #16 │ │ │ │ │ + tsteq r4, r0, asr #15 │ │ │ │ │ andle r0, r0, r8, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ ldrshteq ip, [r1], r0 │ │ │ │ │ cmpeq r6, r0, ror #4 │ │ │ │ │ @ instruction: 0x0114d7b8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114d7d8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #0, 10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r4, r8, lsl r1 │ │ │ │ │ cmpeq r6, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114d7f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2477068,26 +2476840,26 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ adceq r1, sp, r0, lsr #2 │ │ │ │ │ ldrsbeq lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr r8 │ │ │ │ │ - adceq r6, sp, r8, ror sl │ │ │ │ │ + tsteq r4, r0, lsr #16 │ │ │ │ │ + adceq r6, sp, r0, lsl #20 │ │ │ │ │ cmpeq r6, r0, lsl #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr r8 │ │ │ │ │ ldrsbteq sl, [r0], r8 │ │ │ │ │ cmpeq r6, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ - @ instruction: 0x009ec8f8 │ │ │ │ │ + addseq ip, lr, r0, asr #1 │ │ │ │ │ cmpeq r6, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, asr r8 │ │ │ │ │ adcseq sp, r4, r0, ror #1 │ │ │ │ │ cmpeq r6, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ │ @@ -2477108,28 +2476880,28 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114d8b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, ror #18 │ │ │ │ │ - adceq fp, sp, r0, lsr #28 │ │ │ │ │ + tsteq r4, r8, lsl #19 │ │ │ │ │ + adceq fp, sp, r0, ror #28 │ │ │ │ │ cmpeq r6, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0114d8d0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x0114bbd0 │ │ │ │ │ strdeq r6, [r1], #48 @ 0x30 │ │ │ │ │ tsteq r4, r0, lsl #18 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq r4, r8, ror #17 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r2, r6, r0, r4 │ │ │ │ │ + adcseq r2, r6, r0, ror #8 │ │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ @ instruction: 0x0114d8f8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ @@ -2477147,20 +2476919,20 @@ │ │ │ │ │ @ instruction: 0x0156e490 │ │ │ │ │ tsteq r4, r0, ror #24 │ │ │ │ │ cmpeq r0, r0, lsr sl │ │ │ │ │ adcseq r8, r6, r8, lsr #7 │ │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ │ adceq r8, lr, r0, asr lr │ │ │ │ │ ldrheq lr, [r6, #-72] @ 0xffffffb8 │ │ │ │ │ - @ instruction: 0x0114d9d0 │ │ │ │ │ - eoreq sl, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ │ + eoreq sl, r2, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ cmpeq r6, r0, ror #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsl #19 │ │ │ │ │ + tsteq r4, r0, ror #19 │ │ │ │ │ + andle r4, r7, r0, asr #6 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ cmpeq r6, r8, lsl #10 │ │ │ │ │ tsteq r4, r8, ror r9 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2477176,22 +2476948,22 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, asr #19 │ │ │ │ │ tsteq pc, r0, asr #16 │ │ │ │ │ cmpeq r6, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #13 │ │ │ │ │ + @ instruction: 0x0114d9d0 │ │ │ │ │ adceq ip, sp, r0, asr #12 │ │ │ │ │ cmpeq r6, r0, lsl #11 │ │ │ │ │ - tsteq r4, r0, ror #19 │ │ │ │ │ - andle r4, r7, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #11 │ │ │ │ │ - @ instruction: 0x0114e6f8 │ │ │ │ │ + tsteq r4, r8, lsr #13 │ │ │ │ │ andle r0, r0, r7, lsl #11 │ │ │ │ │ adcseq sp, sp, r0, ror #2 │ │ │ │ │ ldrsbeq lr, [r6, #-80] @ 0xffffffb0 │ │ │ │ │ @ instruction: 0x0114d9f8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ @@ -2477575,15 +2477347,15 @@ │ │ │ │ │ @ instruction: 0x0114df98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x0114dff8 │ │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ tsteq r4, r8, ror r0 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ - rscseq r0, r1, r0, lsl #23 │ │ │ │ │ + rscseq r8, r1, r0, lsl #23 │ │ │ │ │ tsteq r4, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ tsteq r4, r0, asr #32 │ │ │ │ │ tsteq r4, r8 │ │ │ │ │ tsteq r4, r8, lsr #32 │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ @@ -2478001,16 +2477773,16 @@ │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ tsteq r4, r8, ror r6 │ │ │ │ │ tsteq r3, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, asr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #72, 10 @ 0x12000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq lr, [r6, #-88] @ 0xffffffa8 │ │ │ │ │ tsteq r4, r0, asr #13 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ @ instruction: 0x0114d998 │ │ │ │ │ tsteq r4, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2478018,19 +2477790,19 @@ │ │ │ │ │ ldrhteq r2, [sl], r0 │ │ │ │ │ cmpeq r6, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr #17 │ │ │ │ │ + @ instruction: 0x0114e6f8 │ │ │ │ │ cmpeq r3, r8, lsl #30 @ │ │ │ │ │ cmpeq r6, r0, ror r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #48, 10 @ 0xc000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r8, asr #17 │ │ │ │ │ @ instruction: 0x0153ec98 │ │ │ │ │ @ instruction: 0x0156e698 │ │ │ │ │ tsteq r4, r0, lsl r7 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r4, r8, lsl r7 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2478148,41 +2477920,41 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114e8f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl #18 │ │ │ │ │ - tsteq r4, r0, lsr #18 │ │ │ │ │ - eoreq sl, r2, #96, 10 @ 0x18000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ │ + tsteq r4, r0, lsl #18 │ │ │ │ │ + eoreq sl, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ + tsteq r4, r0, asr r9 │ │ │ │ │ + andle sl, r1, sp, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r4, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, asr r9 │ │ │ │ │ - tsteq r4, r0, asr r9 │ │ │ │ │ - andle sl, r1, sp, asr #18 │ │ │ │ │ + tsteq r4, r0, lsr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsl sl │ │ │ │ │ tsteq r4, r0, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010f1298 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ @ instruction: 0x0114e4d0 │ │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ ldrdeq sp, [r0, #-160] @ 0xffffff60 │ │ │ │ │ - tsteq r4, r8, lsl #21 │ │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ │ andle r0, r0, sl, asr r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsl sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, lsr r8 @ │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ tsteq r4, r0, lsl #14 │ │ │ │ │ @ instruction: 0x01111df0 │ │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ │ @@ -2478244,21 +2478016,21 @@ │ │ │ │ │ adcseq r2, sp, r8, lsr #28 │ │ │ │ │ @ instruction: 0x011aedb8 │ │ │ │ │ tsteq r4, r8, ror #20 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r0, lsr #21 │ │ │ │ │ + tsteq r4, r8, lsl #21 │ │ │ │ │ tsteq r4, r0, lsl #21 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r4, r0, lsr #21 │ │ │ │ │ @ instruction: 0x0114ea98 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114ead8 │ │ │ │ │ @ instruction: 0x0114eab0 │ │ │ │ │ @@ -2478302,31 +2478074,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114eb98 │ │ │ │ │ + @ instruction: 0x0114ebb0 │ │ │ │ │ tsteq r4, r8, ror #22 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r5, [r0], r8 │ │ │ │ │ tsteq r4, r0, asr #22 │ │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - tsteq r4, r0, lsr ip │ │ │ │ │ - eoreq sl, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + @ instruction: 0x0114eb98 │ │ │ │ │ + eoreq sl, r2, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x0114eb90 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0114ebb0 │ │ │ │ │ + @ instruction: 0x0114ec90 │ │ │ │ │ + andle lr, lr, r8, asr r9 │ │ │ │ │ tsteq r4, r8, lsr #23 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0114ebd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2478350,21 +2478122,21 @@ │ │ │ │ │ strdeq r6, [pc], r0 @ │ │ │ │ │ @ instruction: 0x011aedd0 │ │ │ │ │ tsteq r4, r0, lsl ip │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r4, r8, lsr #25 │ │ │ │ │ + tsteq r4, r0, lsr ip │ │ │ │ │ tsteq r4, r8, lsr #24 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - @ instruction: 0x0114ec90 │ │ │ │ │ - andle lr, lr, r8, asr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #5 │ │ │ │ │ tsteq r4, r8, asr ip │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsl #26 │ │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ tsteq r4, r0, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2478373,28 +2478145,28 @@ │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r4, r8, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, ror ip │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - adceq r7, pc, r8, lsr ip @ │ │ │ │ │ + adceq r7, pc, r0, lsl #25 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ tsteq r4, r8, lsl #25 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - tsteq r5, r0, lsr r3 │ │ │ │ │ + tsteq r4, r8, lsr #25 │ │ │ │ │ @ instruction: 0xd00011b3 │ │ │ │ │ tsteq r4, r0, lsr #25 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #216, 10 @ 0x36000000 │ │ │ │ │ @ instruction: 0x0114ecb8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r4, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2478436,15 +2478208,15 @@ │ │ │ │ │ tsteq r4, r0, lsr #27 │ │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ │ tsteq r4, r8, ror sp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r0, ror sp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r8, lsr #31 │ │ │ │ │ + ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ tsteq r4, r0, lsl #27 │ │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ @ instruction: 0x0114ed98 │ │ │ │ │ @@ -2478537,15 +2478309,15 @@ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r5, r0, lsl r1 │ │ │ │ │ tsteq r5, r0, lsl r0 │ │ │ │ │ tsteq r4, r8, lsl #30 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r8, r5, r0, lsl r4 │ │ │ │ │ + adcseq r8, r5, r0, asr #8 │ │ │ │ │ tsteq r7, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #26 │ │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r4, r8, lsl pc │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ @@ -2478608,15 +2478380,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq lr, r7, r8, asr #24 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, ror r1 │ │ │ │ │ + sbceq r1, r0, r0, lsr #2 │ │ │ │ │ teqeq lr, sp, lsl #4 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2478770,39 +2478542,39 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sp, r8, ror #28 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, lsr #12 │ │ │ │ │ + strdeq r3, [r2], #88 @ 0x58 │ │ │ │ │ teqeq pc, r5, ror r6 @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r1, r8, asr r9 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ strheq r9, [r7], #232 @ 0xe8 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r2, r1, r8, r6 │ │ │ │ │ + sbceq r2, r1, r0, asr #13 │ │ │ │ │ teqeq pc, sp, lsr #31 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ tsteq fp, r0, lsr #20 │ │ │ │ │ andeq r5, r0, r3, lsr #30 │ │ │ │ │ andeq r0, r0, sp, lsl #1 │ │ │ │ │ @ instruction: 0x010b64b4 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r0, [r1], #48 @ 0x30 │ │ │ │ │ + sbceq r0, r1, r8, asr #7 │ │ │ │ │ teqeq pc, r9 @ @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2478967,15 +2478739,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r0, lsl #21 │ │ │ │ │ smlabbeq fp, r1, sp, r1 │ │ │ │ │ @ instruction: 0x0114f2f0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ smlabbeq fp, r5, r2, r4 │ │ │ │ │ @ instruction: 0x0114f2f0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r8, lsr #11 │ │ │ │ │ swpeq r5, r1, [fp] │ │ │ │ │ @@ -2478991,15 +2478763,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, lsl #5 │ │ │ │ │ tsteq fp, sp, lsr r0 │ │ │ │ │ @ instruction: 0x0114f2f0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r0, r0, asr #23 │ │ │ │ │ + smulleq pc, r0, r8, fp @ │ │ │ │ │ tsteq fp, r1, lsl #28 │ │ │ │ │ @ instruction: 0x0114f2f0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r0, [r1], #152 @ 0x98 │ │ │ │ │ ldrdeq r3, [fp, -r5] │ │ │ │ │ @@ -2479081,15 +2478853,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r8, lsl #25 │ │ │ │ │ tsteq fp, r5, lsr ip │ │ │ │ │ @ instruction: 0x0114f2f0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, lsr ip │ │ │ │ │ + sbceq sp, r2, r0, lsl ip │ │ │ │ │ tsteq fp, r5, lsl #22 │ │ │ │ │ @ instruction: 0x0114f2f0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2479153,15 +2478925,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r0, lsr #27 │ │ │ │ │ teqeq lr, sp, lsr #30 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq ip, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq ip, r2, r0, lsr #12 │ │ │ │ │ teqeq pc, sp @ @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq fp, [pc], r8 │ │ │ │ │ teqeq lr, sp, asr r0 @ │ │ │ │ │ @@ -2479621,18 +2479393,18 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, r7, r0, lsl #12 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ ... │ │ │ │ │ - sbceq r0, sl, r0, lsl #23 │ │ │ │ │ + sbceq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq r5, r0 │ │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ - sbceq r0, r2, r8, lsr #31 │ │ │ │ │ + ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ tsteq r5, r8, lsr #32 │ │ │ │ │ teqeq r0, r8, asr r5 │ │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r5, r8, asr #32 │ │ │ │ │ @@ -2479754,15 +2479526,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r5, r8, asr r2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x0114e8b8 │ │ │ │ │ - ldrdeq sl, [r1], #40 @ 0x28 │ │ │ │ │ + strheq sl, [r1], #32 │ │ │ │ │ tsteq r5, r0, lsr #4 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr sl │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r5, r8, lsl r2 │ │ │ │ │ @@ -2479820,21 +2479592,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #6 │ │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ │ tsteq r5, r8, lsr #6 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #6 │ │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ │ tsteq r5, r8, asr r3 │ │ │ │ │ @@ -2479876,27 +2479648,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r0, #-152] @ 0xffffff68 │ │ │ │ │ @ instruction: 0x011503f0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ │ + tsteq r5, r8, lsl #9 │ │ │ │ │ tsteq r5, r8, lsl #8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - @ instruction: 0x011504d0 │ │ │ │ │ - eoreq sl, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ + tsteq r5, r8, lsr #8 │ │ │ │ │ + eoreq sl, r2, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r5, r0, lsr #8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #9 │ │ │ │ │ + @ instruction: 0x011504f0 │ │ │ │ │ + andle r0, pc, r9, ror #11 │ │ │ │ │ tsteq r5, r8, lsr r4 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r5, r0, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr r4 │ │ │ │ │ @@ -2479924,35 +2479696,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011504b8 │ │ │ │ │ @ instruction: 0x011504b0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #10 │ │ │ │ │ + @ instruction: 0x011504d0 │ │ │ │ │ tsteq r5, r8, asr #9 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - @ instruction: 0x011504f0 │ │ │ │ │ - andle r0, pc, r9, ror #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr r5 │ │ │ │ │ strdeq sl, [sp], r0 @ │ │ │ │ │ tsteq r3, r0, lsr sl │ │ │ │ │ tsteq r5, r8, ror #9 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - tsteq r5, r0, ror #10 │ │ │ │ │ + tsteq r5, r8, lsl #10 │ │ │ │ │ andle r0, r0, sp, ror #17 │ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #32, 12 @ 0x2000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ tsteq r5, r0, lsr #10 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r5, r0, lsr r5 │ │ │ │ │ @@ -2479962,19 +2479734,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl r6 │ │ │ │ │ - umlalseq r9, r0, r8, r3 │ │ │ │ │ + tsteq r5, r0, ror #10 │ │ │ │ │ + adcseq r9, r0, r8, lsr #7 │ │ │ │ │ cmpeq r6, r8, ror #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #8, 12 @ 0x800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl r6 │ │ │ │ │ strdeq r2, [lr], r0 @ │ │ │ │ │ cmpeq r6, r0, lsl r7 │ │ │ │ │ tsteq r5, r8, ror r5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r1, sp, r0, ror #19 │ │ │ │ │ tsteq r7, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2480011,15 +2479783,15 @@ │ │ │ │ │ sbceq sl, r0, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r0, lsl ip │ │ │ │ │ tsteq r5, r8, ror #11 │ │ │ │ │ @ instruction: 0x01150598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #12 │ │ │ │ │ - ldrhteq fp, [r6], r8 │ │ │ │ │ + adcseq fp, r6, r8, asr #31 │ │ │ │ │ cmpeq r6, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #13 │ │ │ │ │ tsteq r5, r0, lsr r6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ umlalseq r5, r1, r8, r3 │ │ │ │ │ @ instruction: 0x011505f0 │ │ │ │ │ @@ -2480050,55 +2479822,55 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq lr, [r6, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011506b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #13 │ │ │ │ │ - tsteq r5, r0, ror #13 │ │ │ │ │ - eoreq sl, r2, #56, 12 @ 0x3800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #13 │ │ │ │ │ + tsteq r5, r0, asr #13 │ │ │ │ │ + eoreq sl, r2, #80, 12 @ 0x5000000 │ │ │ │ │ + tsteq r5, r0, lsl r7 │ │ │ │ │ + andle r0, pc, r3, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011506d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011506d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ │ - tsteq r5, r0, lsl r7 │ │ │ │ │ - andle r0, pc, r3, ror #29 │ │ │ │ │ + tsteq r5, r0, ror #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr r7 │ │ │ │ │ @ instruction: 0x011506f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ │ @ instruction: 0x0114ecf8 │ │ │ │ │ sbceq r8, r3, r0, asr #3 │ │ │ │ │ tsteq r5, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ │ - tsteq r5, r0, asr r7 │ │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ │ andle r0, r0, r5, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r1, r0, ror #19 │ │ │ │ │ tsteq sl, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ + sbceq lr, r0, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01150798 │ │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2480132,29 +2479904,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011507f8 │ │ │ │ │ @ instruction: 0x011507f0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr r8 │ │ │ │ │ + tsteq r5, r0, lsr #17 │ │ │ │ │ tsteq r5, r0, lsl r8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ - @ instruction: 0x011508d8 │ │ │ │ │ - eoreq sl, r2, #128, 12 @ 0x8000000 │ │ │ │ │ + tsteq r5, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #17 │ │ │ │ │ + tsteq r5, r0, ror #17 │ │ │ │ │ + andle r1, pc, r9, ror #5 │ │ │ │ │ tsteq r5, r0, asr #16 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r6, r8, lsl #26 │ │ │ │ │ @@ -2480178,52 +2479950,52 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011508b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011508f0 │ │ │ │ │ + @ instruction: 0x011508d8 │ │ │ │ │ tsteq r5, r0, asr #17 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror #27 │ │ │ │ │ @ instruction: 0x011508d0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrsbteq fp, [ip], r8 │ │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ │ - tsteq r5, r0, ror #17 │ │ │ │ │ - andle r1, pc, r9, ror #5 │ │ │ │ │ - tsteq r5, r0, lsr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl #18 │ │ │ │ │ + @ instruction: 0x011508f0 │ │ │ │ │ @ instruction: 0xd00001b1 │ │ │ │ │ tsteq sp, r0, lsr #28 │ │ │ │ │ cmpeq r6, r0, lsl #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #176, 12 @ 0xb000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r9 │ │ │ │ │ @ instruction: 0x011508f8 │ │ │ │ │ cmpeq r6, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #18 │ │ │ │ │ tsteq r5, r8, lsl #18 │ │ │ │ │ cmpeq r6, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #18 │ │ │ │ │ + tsteq r5, r0, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #152, 12 @ 0x9800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r9 │ │ │ │ │ - adcseq r1, r5, r8, asr r2 │ │ │ │ │ + adcseq r1, r5, r8, asr #4 │ │ │ │ │ ldrsheq lr, [r6, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r9 │ │ │ │ │ @@ -2480234,23 +2480006,23 @@ │ │ │ │ │ adcseq r9, r1, r8, lsr r1 │ │ │ │ │ cmpeq r6, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01150990 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0156e990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011509b0 │ │ │ │ │ + tsteq r5, r8, ror #19 │ │ │ │ │ ldrsbteq r3, [r1], r8 │ │ │ │ │ ldrheq lr, [r6, #-152] @ 0xffffff68 │ │ │ │ │ - tsteq r5, r0, lsl sl │ │ │ │ │ - eoreq sl, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + @ instruction: 0x011509b0 │ │ │ │ │ + eoreq sl, r2, #224, 12 @ 0xe000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #19 │ │ │ │ │ + tsteq r5, r8, lsr #20 │ │ │ │ │ + andle r0, pc, sp, lsl #31 │ │ │ │ │ @ instruction: 0x011509d0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r5, r8, asr #19 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011509d8 │ │ │ │ │ @@ -2480264,91 +2480036,91 @@ │ │ │ │ │ adceq r9, sp, r8, ror #8 │ │ │ │ │ cmpeq r6, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r0, rrx │ │ │ │ │ cmpeq r6, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr sl │ │ │ │ │ - tsteq r5, r8, lsr #20 │ │ │ │ │ - andle r0, pc, sp, lsl #31 │ │ │ │ │ + tsteq r5, r0, lsl sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ │ tsteq r5, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsr #22 │ │ │ │ │ @ instruction: 0x011aee90 │ │ │ │ │ - tsteq r5, r0, ror sl │ │ │ │ │ + tsteq r5, r0, lsr sl │ │ │ │ │ andle r0, r0, r3, asr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror sl │ │ │ │ │ + tsteq r5, r0, ror sl │ │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r5, r0, ror #20 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r5, r8, ror #20 │ │ │ │ │ sbceq sl, r3, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #224, 12 @ 0xe000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01150a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01150a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #21 │ │ │ │ │ @ instruction: 0x011e6f98 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #21 │ │ │ │ │ + @ instruction: 0x01150ad0 │ │ │ │ │ @ instruction: 0x01150ab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, pc, r8, ror #16 │ │ │ │ │ tsteq sl, r8, lsr #29 │ │ │ │ │ - tsteq r5, r8, lsl #22 │ │ │ │ │ - eoreq sl, r2, #16, 14 @ 0x400000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01150ad0 │ │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ │ + eoreq sl, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + tsteq r5, r0, lsr #22 │ │ │ │ │ + andle r5, r4, sp, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01150ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01150af0 │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r8, ip, r8, lsl pc │ │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr fp │ │ │ │ │ + tsteq r5, r8, lsl #22 │ │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ - tsteq r5, r0, lsr #22 │ │ │ │ │ - andle r5, r4, sp, lsr #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr fp │ │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ - @ instruction: 0x01150c90 │ │ │ │ │ + tsteq r5, r8, lsr fp │ │ │ │ │ andle r0, r0, r6, asr #2 │ │ │ │ │ tsteq r5, r0, lsr fp │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq r5, r8, asr #22 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #24 │ │ │ │ │ tsteq r5, r0, ror #22 │ │ │ │ │ @@ -2480418,23 +2480190,23 @@ │ │ │ │ │ tsteq r5, r8, lsr ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ │ adcseq r9, r9, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #25 │ │ │ │ │ + @ instruction: 0x01150c90 │ │ │ │ │ tsteq r5, r0, lsl #25 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r0, #-160] @ 0xffffff60 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #25 │ │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ @ instruction: 0x01150cb0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r2, ip, r0, lsr r6 │ │ │ │ │ @@ -2480480,29 +2480252,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #26 │ │ │ │ │ tsteq r5, r0, ror #26 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #27 │ │ │ │ │ + tsteq r5, r0, asr #27 │ │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ tsteq r5, r8, lsl #27 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ - @ instruction: 0x01150df8 │ │ │ │ │ - eoreq sl, r2, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq r5, r0, lsr #27 │ │ │ │ │ + eoreq sl, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ ldrshteq r1, [r2], r8 │ │ │ │ │ strdeq r6, [r0, #-168] @ 0xffffff58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #27 │ │ │ │ │ + tsteq r5, r8, lsl #28 │ │ │ │ │ + andle r6, r4, r4, lsl #2 │ │ │ │ │ @ instruction: 0x01150db0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #10 @ │ │ │ │ │ strdeq sl, [pc], r8 @ │ │ │ │ │ cmpeq r6, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2480512,39 +2480284,39 @@ │ │ │ │ │ ldrshteq r0, [lr], r8 │ │ │ │ │ cmpeq r6, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #27 │ │ │ │ │ strhteq r2, [ip], r8 │ │ │ │ │ ldrsbeq lr, [r6, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl lr │ │ │ │ │ + @ instruction: 0x01150df8 │ │ │ │ │ umlaleq r9, sp, r0, pc @ │ │ │ │ │ ldrsheq lr, [r6, #-168] @ 0xffffff58 │ │ │ │ │ - tsteq r5, r8, lsl #28 │ │ │ │ │ - andle r6, r4, r4, lsl #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #22 │ │ │ │ │ - tsteq r5, r8, asr #28 │ │ │ │ │ + tsteq r5, r8, lsl lr │ │ │ │ │ andle r0, r0, fp, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #136, 14 @ 0x2200000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ │ adcseq r6, sp, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0156eb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2480552,53 +2480324,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #29 │ │ │ │ │ tsteq r5, r0, lsl #29 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #29 │ │ │ │ │ + @ instruction: 0x01150eb0 │ │ │ │ │ @ instruction: 0x01150e98 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ - @ instruction: 0x01150ed0 │ │ │ │ │ - eoreq sl, r2, #160, 14 @ 0x2800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01150eb0 │ │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ │ + eoreq sl, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + @ instruction: 0x01150ed8 │ │ │ │ │ + ldrdle r5, [r2], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #29 │ │ │ │ │ - @ instruction: 0x01150ed8 │ │ │ │ │ - ldrdle r5, [r2], -fp │ │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ │ - andle r0, r0, sl, ror r0 │ │ │ │ │ + @ instruction: 0x01150ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01150ef8 │ │ │ │ │ + tsteq r5, r0, ror #29 │ │ │ │ │ + andle r0, r0, sl, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x01150ef0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq sp, fp, r8, sl │ │ │ │ │ @ instruction: 0x011aeed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #30 │ │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrsbteq r3, [ip], r8 │ │ │ │ │ tsteq r4, r8, lsr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #30 │ │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ adceq r8, sp, r0, asr #32 │ │ │ │ │ @ instruction: 0x01135af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2480634,29 +2480406,29 @@ │ │ │ │ │ tsteq r5, r0, asr #31 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ adceq r3, r7, r0, ror #11 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8 │ │ │ │ │ + tsteq r5, r8, asr #32 │ │ │ │ │ tsteq r5, r0, ror #31 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ - @ instruction: 0x01151098 │ │ │ │ │ - eoreq sl, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + tsteq r5, r8 │ │ │ │ │ + eoreq sl, r2, #0, 16 │ │ │ │ │ @ instruction: 0x01150ff8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ sbceq r8, r1, r0, lsl #23 │ │ │ │ │ tsteq r5, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #32 │ │ │ │ │ + tsteq r5, r8, lsr #1 │ │ │ │ │ + andle ip, lr, r1, lsr r7 │ │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114f590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr ip │ │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ │ @@ -2480680,51 +2480452,51 @@ │ │ │ │ │ umlalseq r8, r0, r8, r5 │ │ │ │ │ cmpeq r6, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #1 │ │ │ │ │ + @ instruction: 0x01151098 │ │ │ │ │ adcseq lr, r1, r0, lsl r0 │ │ │ │ │ ldrheq lr, [r6, #-192] @ 0xffffff40 │ │ │ │ │ - tsteq r5, r8, lsr #1 │ │ │ │ │ - andle ip, lr, r1, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq r1, [r5, -r8] │ │ │ │ │ adceq r5, sp, r0, ror #14 │ │ │ │ │ ldrsbeq lr, [r6, #-200] @ 0xffffff38 │ │ │ │ │ - tsteq r5, r8, lsl r1 │ │ │ │ │ + tsteq r5, r8, asr #1 │ │ │ │ │ andle r0, r0, r3, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsl #26 │ │ │ │ │ tsteq r5, r0, asr #1 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01176dd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r1, [r5, -r8] │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #24, 16 @ 0x180000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r5, -r0] │ │ │ │ │ tsteq r6, r0, ror #15 │ │ │ │ │ hvceq 1712 @ 0x6b0 │ │ │ │ │ adceq r5, sp, r8, lsl r8 │ │ │ │ │ cmpeq r6, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #2 │ │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ │ cmpeq r6, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #2 │ │ │ │ │ + tsteq r5, r8, lsl r1 │ │ │ │ │ adcseq r0, r5, r0, lsr r9 │ │ │ │ │ cmpeq r6, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #0, 16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr #2 │ │ │ │ │ adceq r2, ip, r8, lsr r4 │ │ │ │ │ cmpeq r6, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r1 │ │ │ │ │ adcseq r0, sl, r8, ror #9 │ │ │ │ │ ldrsheq lr, [r6, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2480740,23 +2480512,23 @@ │ │ │ │ │ adcseq r0, r2, r8, lsl #18 │ │ │ │ │ cmpeq r6, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0156ee90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01151198 │ │ │ │ │ + tsteq r5, r8, lsr #3 │ │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ │ ldrheq lr, [r6, #-232] @ 0xffffff18 │ │ │ │ │ - tsteq r5, r8, lsl #4 │ │ │ │ │ - eoreq sl, r2, #48, 16 @ 0x300000 │ │ │ │ │ + @ instruction: 0x01151198 │ │ │ │ │ + eoreq sl, r2, #72, 16 @ 0x480000 │ │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ │ cmpeq r6, r0, ror #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #3 │ │ │ │ │ + tsteq r5, r0, lsl r2 │ │ │ │ │ + andle lr, r2, r1, lsl #8 │ │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ │ cmpeq r6, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #3 │ │ │ │ │ adcseq r0, r5, r0, lsl sl │ │ │ │ │ cmpeq r6, r0, lsr pc │ │ │ │ │ tsteq r5, r0, asr #3 │ │ │ │ │ @@ -2480768,29 +2480540,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr pc │ │ │ │ │ tsteq r5, r0, ror #3 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #4 │ │ │ │ │ + tsteq r5, r8, lsl #4 │ │ │ │ │ adcseq r9, r6, r8, ror #4 │ │ │ │ │ @ instruction: 0x01406b98 │ │ │ │ │ adcseq lr, r8, r8, asr #16 │ │ │ │ │ cmpeq r6, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [r4], #232 @ 0xe8 │ │ │ │ │ - tsteq r5, r0, lsl r2 │ │ │ │ │ - andle lr, r2, r1, lsl #8 │ │ │ │ │ - tsteq r5, r8, ror r2 │ │ │ │ │ - andle r0, r0, sp, asr r0 │ │ │ │ │ - adcseq r3, r5, r0, asr r9 │ │ │ │ │ - cmpeq r6, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #4 │ │ │ │ │ + tsteq r5, r0, lsr #4 │ │ │ │ │ + andle r0, r0, sp, asr r0 │ │ │ │ │ + adcseq r3, r5, r0, ror #18 │ │ │ │ │ + cmpeq r6, r8, lsr #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, ip, r8, lsr #23 │ │ │ │ │ ldrsbeq lr, [r6, #-240] @ 0xffffff10 │ │ │ │ │ adceq r4, lr, r8, lsr r4 │ │ │ │ │ tsteq sl, r0, lsr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2480800,19 +2480572,19 @@ │ │ │ │ │ ldrsbteq lr, [r6], r0 │ │ │ │ │ cmpeq r6, r0, lsr r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #5 │ │ │ │ │ + tsteq r5, r8, ror r2 │ │ │ │ │ adcseq r1, r2, r8, ror #30 │ │ │ │ │ cmpeq r6, r0, lsl #1 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #72, 16 @ 0x480000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #5 │ │ │ │ │ adcseq lr, lr, r8, asr #21 │ │ │ │ │ cmpeq r6, r8, lsr #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151298 │ │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ ldrsbeq pc, [r6, #-0] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2480830,65 +2480602,65 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ @ instruction: 0x011512d8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, ip, r8, lsl #14 │ │ │ │ │ tsteq r5, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #6 │ │ │ │ │ + tsteq r5, r8, lsl #6 │ │ │ │ │ @ instruction: 0x011512f0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ - tsteq r5, r8, lsr #6 │ │ │ │ │ - eoreq sl, r2, #120, 16 @ 0x780000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #6 │ │ │ │ │ + tsteq r5, r0, lsl #6 │ │ │ │ │ + eoreq sl, r2, #144, 16 @ 0x900000 │ │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ │ + andle r0, r9, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ │ adceq r2, ip, r0, ror #6 │ │ │ │ │ smlalbteq r6, r0, r0, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr r3 │ │ │ │ │ - tsteq r5, r0, lsr r3 │ │ │ │ │ - andle r0, r9, r8, lsl r6 │ │ │ │ │ - tsteq r5, r8, asr r3 │ │ │ │ │ - andle r0, r0, r4, ror #4 │ │ │ │ │ + tsteq r5, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ │ + tsteq r5, r8, lsr r3 │ │ │ │ │ + andle r0, r0, r4, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #7 │ │ │ │ │ tsteq r5, r8, lsr #7 │ │ │ │ │ - tsteq r5, r0, ror #8 │ │ │ │ │ - eoreq sl, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq sl, r2, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r5, r0, lsr #7 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #7 │ │ │ │ │ + @ instruction: 0x011514d8 │ │ │ │ │ + andle r0, r9, fp, lsl sl │ │ │ │ │ @ instruction: 0x011513b8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #7 │ │ │ │ │ tsteq r5, r0, ror #7 │ │ │ │ │ @@ -2480920,21 +2480692,21 @@ │ │ │ │ │ adcseq r4, r2, r8, lsl #21 │ │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ │ tsteq r5, r0, asr #8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011514f0 │ │ │ │ │ + tsteq r5, r0, ror #8 │ │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - @ instruction: 0x011514d8 │ │ │ │ │ - andle r0, r9, fp, lsl sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #11 │ │ │ │ │ tsteq r5, r0, ror r4 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r8, ip, r8, lsl #23 │ │ │ │ │ tsteq r4, r8, ror #27 │ │ │ │ │ tsteq r5, r0, lsl #9 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2480955,22 +2480727,22 @@ │ │ │ │ │ @ instruction: 0x011514b0 │ │ │ │ │ tsteq r5, r8, asr #9 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - tsteq r5, r0, lsl r6 │ │ │ │ │ + @ instruction: 0x011514f0 │ │ │ │ │ andle r0, r0, ip, lsl #14 │ │ │ │ │ tsteq r5, r8, ror #9 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ │ @@ -2481001,15 +2480773,15 @@ │ │ │ │ │ tsteq r7, r0, lsr lr │ │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011515b0 │ │ │ │ │ - ldrdeq r2, [lr], r8 @ │ │ │ │ │ + adceq r2, lr, r8, asr #13 │ │ │ │ │ cmpeq r0, r0, lsl ip │ │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ @@ -2481028,21 +2480800,21 @@ │ │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ │ @ instruction: 0x011aef98 │ │ │ │ │ @ instruction: 0x011515f0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror r6 │ │ │ │ │ + tsteq r5, r0, lsl r6 │ │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ tsteq r5, r8, lsr #12 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ tsteq r5, r8, asr r6 │ │ │ │ │ @@ -2481122,29 +2480894,29 @@ │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #15 │ │ │ │ │ + tsteq r5, r0, asr #15 │ │ │ │ │ tsteq r5, r0, lsl #15 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - tsteq r5, r8, asr r8 │ │ │ │ │ - eoreq sl, r2, #8, 18 @ 0x20000 │ │ │ │ │ + tsteq r5, r8, lsr #15 │ │ │ │ │ + eoreq sl, r2, #32, 18 @ 0x80000 │ │ │ │ │ tsteq r5, r0, lsr #15 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #15 │ │ │ │ │ + tsteq r5, r0, ror #17 │ │ │ │ │ + mulle r9, r9, r1 │ │ │ │ │ @ instruction: 0x011517b8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011517f0 │ │ │ │ │ tsteq r5, r8, ror #15 │ │ │ │ │ @@ -2481166,29 +2480938,29 @@ │ │ │ │ │ tsteq r5, r0, lsl r8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011518f8 │ │ │ │ │ + tsteq r5, r8, asr r8 │ │ │ │ │ tsteq r5, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ ldrdeq r5, [sp], r8 @ │ │ │ │ │ cmpeq r0, r0, ror #24 │ │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #16 │ │ │ │ │ - tsteq r5, r0, ror #17 │ │ │ │ │ - mulle r9, r9, r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl r9 │ │ │ │ │ tsteq r5, r0, lsr #17 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ tsteq r5, r0, ror r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x01151890 │ │ │ │ │ @@ -2481213,38 +2480985,38 @@ │ │ │ │ │ tsteq sl, r8, asr #31 │ │ │ │ │ @ instruction: 0x011518d8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - tsteq r5, r8, lsr r9 │ │ │ │ │ + @ instruction: 0x011518f8 │ │ │ │ │ andle r0, r0, r4, lsr r6 │ │ │ │ │ @ instruction: 0x011518f0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq r5, r8, lsl #18 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #18 │ │ │ │ │ swpeq sl, r0, [pc] @ │ │ │ │ │ cmpeq r6, r0, lsr #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #18 │ │ │ │ │ + tsteq r5, r8, lsr r9 │ │ │ │ │ adceq sl, pc, r8, asr sl @ │ │ │ │ │ cmpeq r6, r8, asr #2 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #32, 18 @ 0x80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ tsteq r5, r8, asr r9 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2481278,91 +2481050,91 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #19 │ │ │ │ │ smlabbeq lr, r0, pc, r6 @ │ │ │ │ │ cmpeq r6, r8, lsr r2 @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr sl │ │ │ │ │ + tsteq r5, r0, asr #20 │ │ │ │ │ @ instruction: 0x011519f0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r8, r7, r0, lsr #21 │ │ │ │ │ tsteq r4, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #4 @ │ │ │ │ │ tsteq r5, r0, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r7, r8, ror #25 │ │ │ │ │ cmpeq r6, r8, lsl #5 @ │ │ │ │ │ @ instruction: 0x010d06b0 │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ adcseq sl, r0, r0, ror #9 │ │ │ │ │ ldrheq pc, [r6, #-32] @ 0xffffffe0 @ │ │ │ │ │ - tsteq r5, r0, ror sl │ │ │ │ │ - eoreq sl, r2, #80, 18 @ 0x140000 │ │ │ │ │ + tsteq r5, r0, lsr sl │ │ │ │ │ + eoreq sl, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ adcseq r1, r2, r0, lsr #16 │ │ │ │ │ ldrsbeq pc, [r6, #-40] @ 0xffffffd8 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #20 │ │ │ │ │ + @ instruction: 0x01151a90 │ │ │ │ │ + andle r1, r9, r1, ror r1 │ │ │ │ │ adceq r0, sp, r0, asr sl │ │ │ │ │ cmpeq r6, r0, lsl #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #20 │ │ │ │ │ - adcseq r2, r5, r8, ror #22 │ │ │ │ │ + adcseq r2, r5, r8, asr fp │ │ │ │ │ cmpeq r6, r0, asr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #21 │ │ │ │ │ + tsteq r5, r0, ror sl │ │ │ │ │ adcseq sl, r0, r8, lsr #28 │ │ │ │ │ cmpeq r6, r8, ror r3 @ │ │ │ │ │ - @ instruction: 0x01151a90 │ │ │ │ │ - andle r1, r9, r1, ror r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #7 @ │ │ │ │ │ tsteq r5, r8, lsl #21 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq fp, r7, r0, ror lr │ │ │ │ │ tsteq r4, r8, lsl #29 │ │ │ │ │ - tsteq r5, r0, lsl fp │ │ │ │ │ + tsteq r5, r0, lsr #21 │ │ │ │ │ andle r0, r0, ip, asr r6 │ │ │ │ │ adcseq r3, r5, r0, ror #17 │ │ │ │ │ cmpeq r6, r8, asr #7 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #128, 18 @ 0x200000 │ │ │ │ │ @ instruction: 0x01151ab0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01176e90 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ ldrsheq pc, [r6, #-48] @ 0xffffffd0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151af0 │ │ │ │ │ - ldrdeq r2, [lr], r8 @ │ │ │ │ │ + strhteq r2, [lr], r8 │ │ │ │ │ cmpeq r6, r8, lsl r4 @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq r5, r0, ror #21 │ │ │ │ │ @ instruction: 0x01151ad0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ adceq r1, sp, r0, asr #3 │ │ │ │ │ strheq r6, [r0, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ │ ldrsbteq r0, [r2], r0 │ │ │ │ │ cmpeq r6, r0, asr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ │ tsteq r6, r0, lsr #20 │ │ │ │ │ cmpeq r6, r8, ror #8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0156f490 │ │ │ │ │ tsteq r5, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq pc, [r6, #-72] @ 0xffffffb8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2481404,95 +2481176,95 @@ │ │ │ │ │ tsteq r5, r8, asr #23 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq sp, ip, r8, asr fp │ │ │ │ │ tsteq r4, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01151bf8 │ │ │ │ │ + tsteq r5, r0, lsl #24 │ │ │ │ │ tsteq r5, r8, ror #23 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr #29 │ │ │ │ │ - tsteq r5, r8, lsr #24 │ │ │ │ │ - eoreq sl, r2, #152, 18 @ 0x260000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #24 │ │ │ │ │ + @ instruction: 0x01151bf8 │ │ │ │ │ + eoreq sl, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + tsteq r5, r0, lsr ip │ │ │ │ │ + andle r1, r9, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ adceq r1, sp, r0, asr #6 │ │ │ │ │ ldrdeq r6, [r0, #-200] @ 0xffffff38 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror ip │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ - tsteq r5, r0, lsr ip │ │ │ │ │ - andle r1, r9, r0, ror r1 │ │ │ │ │ - tsteq r5, r8, lsl #25 │ │ │ │ │ andle r0, r0, sp, asr r6 │ │ │ │ │ tsteq r5, r0, asr #24 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r0, r8, ror fp │ │ │ │ │ tsteq r5, r8, lsl ip │ │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ │ addeq r4, r5, r0, lsr #12 │ │ │ │ │ ldrheq r1, [r5, -r8] │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ tsteq r5, r0, ror #24 │ │ │ │ │ addeq r4, r5, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151c90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #25 │ │ │ │ │ - tsteq r5, r8, ror #25 │ │ │ │ │ - eoreq sl, r2, #224, 18 @ 0x380000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151cd0 │ │ │ │ │ + tsteq r5, r8, asr #25 │ │ │ │ │ + eoreq sl, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + @ instruction: 0x01151cf0 │ │ │ │ │ + andle r1, r9, r5, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151cd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01151cf8 │ │ │ │ │ - @ instruction: 0x01151cf0 │ │ │ │ │ - andle r1, r9, r5, ror #3 │ │ │ │ │ - tsteq r5, r8, lsl sp │ │ │ │ │ - andle r0, r0, r8, ror #11 │ │ │ │ │ + tsteq r5, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x01151cf8 │ │ │ │ │ + andle r0, r0, r8, ror #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsr #10 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ tsteq r5, r8, ror #16 │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ │ @@ -2481571,15 +2481343,15 @@ │ │ │ │ │ @ instruction: 0x01176ef0 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, lsl r4 │ │ │ │ │ - adceq ip, sp, r0, lsr #21 │ │ │ │ │ + adceq ip, sp, r0, lsl #21 │ │ │ │ │ cmpeq r0, r8, lsr #26 │ │ │ │ │ tsteq r5, r8, lsl #29 │ │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x01151e98 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ @@ -2481620,48 +2481392,48 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #30 │ │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ │ - eoreq sl, r2, #40, 20 @ 0x28000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr pc │ │ │ │ │ + tsteq r5, r8, asr #30 │ │ │ │ │ + eoreq sl, r2, #64, 20 @ 0x40000 │ │ │ │ │ + tsteq r5, r0, ror pc │ │ │ │ │ + @ instruction: 0xd00911bf │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror pc │ │ │ │ │ - tsteq r5, r0, ror pc │ │ │ │ │ - @ instruction: 0xd00911bf │ │ │ │ │ - @ instruction: 0x01151fb8 │ │ │ │ │ - andle r0, r0, lr, lsl #12 │ │ │ │ │ + tsteq r5, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151f90 │ │ │ │ │ + tsteq r5, r8, ror pc │ │ │ │ │ + andle r0, r0, lr, lsl #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r4, r0, lsr #15 │ │ │ │ │ @ instruction: 0x0114f6f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #31 │ │ │ │ │ tsteq r5, r0, lsr #31 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01151fb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #64, 20 @ 0x40000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01151fd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #31 │ │ │ │ │ @@ -2481716,83 +2481488,83 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ adcseq r5, r5, r8, ror fp │ │ │ │ │ tsteq fp, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [r5, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #1 │ │ │ │ │ + ldrsheq r2, [r5, -r8] │ │ │ │ │ @ instruction: 0x010e05b0 │ │ │ │ │ hvceq 1752 @ 0x6d8 │ │ │ │ │ ldrsbeq r2, [r5, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, asr #18 │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ - tsteq r5, r0, lsr #2 │ │ │ │ │ - eoreq sl, r2, #112, 20 @ 0x70000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r2, [r5, -r8] │ │ │ │ │ + tsteq r5, r0, ror #1 │ │ │ │ │ + eoreq sl, r2, #136, 20 @ 0x88000 │ │ │ │ │ + tsteq r5, r8, lsr #2 │ │ │ │ │ + strdle r1, [r9], -sl │ │ │ │ │ ldrsheq r2, [r5, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r5, [r0], r8 │ │ │ │ │ @ instruction: 0x011b16f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r1 │ │ │ │ │ tsteq r5, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr r1 │ │ │ │ │ - tsteq r5, r8, lsr #2 │ │ │ │ │ - strdle r1, [r9], -sl │ │ │ │ │ - tsteq r5, r0, asr r1 │ │ │ │ │ - andle r0, r0, r2, ror #6 │ │ │ │ │ + tsteq r5, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r1 │ │ │ │ │ + tsteq r5, r0, lsr r1 │ │ │ │ │ + andle r0, r0, r2, ror #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011521b0 │ │ │ │ │ tsteq r5, r0, lsr #3 │ │ │ │ │ - tsteq r5, r8, lsl #5 │ │ │ │ │ - eoreq sl, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq sl, r2, #208, 20 @ 0xd0000 │ │ │ │ │ @ instruction: 0x01152198 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011521b0 │ │ │ │ │ + @ instruction: 0x01152290 │ │ │ │ │ + mulle r9, r5, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011521b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #3 │ │ │ │ │ adceq r7, sp, r8, ror r0 │ │ │ │ │ smlaltbeq r6, r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01152298 │ │ │ │ │ + tsteq r5, r8, lsl #5 │ │ │ │ │ @ instruction: 0x011521d8 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r8, ror #3 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2481831,54 +2481603,54 @@ │ │ │ │ │ tsteq r5, r8, asr #4 │ │ │ │ │ tsteq r5, r8, ror r2 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ adcseq pc, lr, r8, lsl #23 │ │ │ │ │ smlawbeq pc, r8, ip, pc @ │ │ │ │ │ - @ instruction: 0x01152290 │ │ │ │ │ - mulle r9, r5, fp │ │ │ │ │ - tsteq r5, r8, asr #5 │ │ │ │ │ - ldrdle r0, [r0], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x01152298 │ │ │ │ │ + ldrdle r0, [r0], -r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011522b8 │ │ │ │ │ @ instruction: 0x011522b0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011522d8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #208, 20 @ 0xd0000 │ │ │ │ │ @ instruction: 0x010d71b0 │ │ │ │ │ smlalbteq r6, r0, r8, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011522f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011522f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #6 │ │ │ │ │ + tsteq r5, r0, ror r3 │ │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ - tsteq r5, r8, lsl #7 │ │ │ │ │ - eoreq sl, r2, #0, 22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror r3 │ │ │ │ │ + tsteq r5, r0, lsr #6 │ │ │ │ │ + eoreq sl, r2, #24, 22 @ 0x6000 │ │ │ │ │ + @ instruction: 0x01152390 │ │ │ │ │ + andle r1, r9, r7, ror ip │ │ │ │ │ tsteq r5, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01164790 │ │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ │ tsteq r5, r0, lsr sp │ │ │ │ │ @ instruction: 0x0115c2b0 │ │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ │ @@ -2481894,21 +2481666,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01152398 │ │ │ │ │ - @ instruction: 0x01152390 │ │ │ │ │ - andle r1, r9, r7, ror ip │ │ │ │ │ - tsteq r5, r0, ror r4 │ │ │ │ │ - strdle r0, [r0], -sl │ │ │ │ │ + tsteq r5, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011523b0 │ │ │ │ │ + @ instruction: 0x01152398 │ │ │ │ │ + strdle r0, [r0], -sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #48, 22 @ 0xc000 │ │ │ │ │ tsteq r5, r8, lsr #7 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #8 │ │ │ │ │ tsteq r5, r0, asr #7 │ │ │ │ │ @@ -2481952,17 +2481724,17 @@ │ │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #9 │ │ │ │ │ @ instruction: 0x01152490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, pc, r8, lsl #23 │ │ │ │ │ @@ -2481976,25 +2481748,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011524b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011524d8 │ │ │ │ │ - tsteq r5, r8, lsl #14 │ │ │ │ │ - eoreq sl, r2, #72, 22 @ 0x12000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #9 │ │ │ │ │ + @ instruction: 0x011524d8 │ │ │ │ │ + eoreq sl, r2, #96, 22 @ 0x18000 │ │ │ │ │ + tsteq r5, r0, asr r7 │ │ │ │ │ + andle r0, r9, r9, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011524f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl r8 │ │ │ │ │ + tsteq r5, r8, lsl #14 │ │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ │ tsteq r5, r0, lsr #10 │ │ │ │ │ tsteq r5, r8, lsl r5 │ │ │ │ │ @@ -2482110,25 +2481882,25 @@ │ │ │ │ │ @ instruction: 0x011526d8 │ │ │ │ │ @ instruction: 0x011526d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r0, asr #2 │ │ │ │ │ tsteq r5, r0, ror #13 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ tsteq r5, r8, ror #13 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ @ instruction: 0x011526f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011526f8 │ │ │ │ │ umlalseq fp, lr, r0, r5 │ │ │ │ │ tsteq r5, r0, lsl #14 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r0, lsl #16 │ │ │ │ │ - tsteq r5, r0, asr r7 │ │ │ │ │ - andle r0, r9, r9, lsr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr #16 │ │ │ │ │ tsteq r5, r8, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq ip, [sp, -r8] │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ tsteq r5, r8, lsr r3 │ │ │ │ │ rscseq r1, fp, r8, lsr #11 │ │ │ │ │ tsteq r5, r0, lsr r7 │ │ │ │ │ @@ -2482137,15 +2481909,15 @@ │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ tsteq r5, r0, asr #14 │ │ │ │ │ smlatteq sp, r8, fp, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #40 @ 0x28 │ │ │ │ │ - tsteq r5, r0, asr #16 │ │ │ │ │ + tsteq r5, r0, lsl r8 │ │ │ │ │ andle r0, r0, r9, ror #2 │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ @@ -2482185,50 +2481957,50 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #15 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011527d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq r5, r0, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, lr, r8, ror #1 │ │ │ │ │ + adceq fp, lr, r8, lsl r1 │ │ │ │ │ tsteq fp, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01152898 │ │ │ │ │ + @ instruction: 0x01152a90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r0 @ │ │ │ │ │ tsteq r5, r8, lsl #17 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ │ - @ instruction: 0x01152af8 │ │ │ │ │ - eoreq sl, r2, #144, 22 @ 0x24000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01152a90 │ │ │ │ │ + @ instruction: 0x01152898 │ │ │ │ │ + eoreq sl, r2, #168, 22 @ 0x2a000 │ │ │ │ │ + tsteq r5, r0, lsl #22 │ │ │ │ │ + andle ip, lr, r5, lsr #19 │ │ │ │ │ @ instruction: 0x011528b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r2, r8, lsr #2 │ │ │ │ │ strheq r6, [r0, #-232] @ 0xffffff18 │ │ │ │ │ @ instruction: 0x010f3f90 │ │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ │ tsteq r5, r0, lsr #14 │ │ │ │ │ @@ -2482370,21 +2482142,21 @@ │ │ │ │ │ tsteq r5, r0, ror #21 │ │ │ │ │ adcseq r9, fp, r8, lsr #1 │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r1], #72 @ 0x48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #22 │ │ │ │ │ - tsteq r5, r0, lsl #22 │ │ │ │ │ - andle ip, lr, r5, lsr #19 │ │ │ │ │ - tsteq r5, r0, ror #23 │ │ │ │ │ - andle r0, r0, lr, asr #1 │ │ │ │ │ + @ instruction: 0x01152af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl fp │ │ │ │ │ + tsteq r5, r8, lsl #22 │ │ │ │ │ + andle r0, r0, lr, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152bd0 │ │ │ │ │ tsteq r5, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r0, lsr fp │ │ │ │ │ @@ -2482428,17 +2482200,17 @@ │ │ │ │ │ tsteq r5, r8, asr #23 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2482446,65 +2482218,65 @@ │ │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r5, r8, ror #10 │ │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr ip │ │ │ │ │ - tsteq r5, r0, asr ip │ │ │ │ │ - eoreq sl, r2, #216, 22 @ 0x36000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr ip │ │ │ │ │ + tsteq r5, r0, lsr ip │ │ │ │ │ + eoreq sl, r2, #240, 22 @ 0x3c000 │ │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ │ + andle ip, lr, r4, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #24 │ │ │ │ │ - tsteq r5, r8, asr ip │ │ │ │ │ - andle ip, lr, r4, lsl #21 │ │ │ │ │ - tsteq r5, r8, lsr #25 │ │ │ │ │ - ldrdle r0, [r0], -r0 @ │ │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ + tsteq r5, r0, ror #24 │ │ │ │ │ + ldrdle r0, [r0], -r0 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #8, 24 @ 0x800 │ │ │ │ │ tsteq r5, r0, ror ip │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117e098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152c98 │ │ │ │ │ @ instruction: 0x01152c90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq pc, r8, fp, ip @ │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01152cb0 │ │ │ │ │ + tsteq r5, r8, lsr #25 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ cmpeq r0, r8, asr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #240, 22 @ 0x3c000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01152cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152cd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #25 │ │ │ │ │ - tsteq r5, r0, asr #27 │ │ │ │ │ - eoreq sl, r2, #32, 24 @ 0x2000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152d98 │ │ │ │ │ + tsteq r5, r8, ror #25 │ │ │ │ │ + eoreq sl, r2, #56, 24 @ 0x3800 │ │ │ │ │ + @ instruction: 0x01152dd8 │ │ │ │ │ + andle r0, r3, r3, asr #10 │ │ │ │ │ @ instruction: 0x01152cf8 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r8, lsl #26 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2482545,86 +2482317,86 @@ │ │ │ │ │ tsteq r5, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152db8 │ │ │ │ │ @ instruction: 0x01152db0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, lr, r8, ror r4 │ │ │ │ │ + strhteq r5, [lr], r8 │ │ │ │ │ @ instruction: 0x011b1c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #27 │ │ │ │ │ - @ instruction: 0x01152dd8 │ │ │ │ │ - andle r0, r3, r3, asr #10 │ │ │ │ │ + tsteq r5, r0, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #27 │ │ │ │ │ @ instruction: 0x01152dd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror #6 │ │ │ │ │ @ instruction: 0x011b1cb0 │ │ │ │ │ - tsteq r5, r8, lsr #28 │ │ │ │ │ + tsteq r5, r0, ror #27 │ │ │ │ │ andle r0, r0, lr, ror r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr lr │ │ │ │ │ + tsteq r5, r8, lsr #28 │ │ │ │ │ tsteq r5, r0, lsl lr │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq lr, [r7, -r0] │ │ │ │ │ tsteq r5, r0, lsr #28 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r0, r0, asr r4 │ │ │ │ │ @ instruction: 0x01152df8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #56, 24 @ 0x3800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ │ adceq r9, sp, r8, lsl #10 │ │ │ │ │ smlalbbeq r6, r0, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #29 │ │ │ │ │ + tsteq r5, r8, lsl #29 │ │ │ │ │ tsteq r5, r0, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r7, [r5], r8 │ │ │ │ │ @ instruction: 0x011b1cf8 │ │ │ │ │ - tsteq r5, r0, lsr #29 │ │ │ │ │ - eoreq sl, r2, #104, 24 @ 0x6800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #29 │ │ │ │ │ + tsteq r5, r0, lsl #29 │ │ │ │ │ + eoreq sl, r2, #128, 24 @ 0x8000 │ │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ │ + andle ip, lr, r5, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152e98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01152eb0 │ │ │ │ │ - tsteq r5, r8, lsr #29 │ │ │ │ │ - andle ip, lr, r5, ror #22 │ │ │ │ │ - tsteq r5, r0, ror pc │ │ │ │ │ - andle r0, r0, r4, lsl #11 │ │ │ │ │ + tsteq r5, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01152eb8 │ │ │ │ │ + @ instruction: 0x01152eb0 │ │ │ │ │ + andle r0, r0, r4, lsl #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r2 │ │ │ │ │ + tsteq r5, r0, ror pc │ │ │ │ │ @ instruction: 0x01152ed8 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r8, ror #29 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2482657,16 +2482429,16 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #128, 24 @ 0x8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl r2 │ │ │ │ │ tsteq r5, r0, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r8, r0, ror r4 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ @ instruction: 0x01152ab8 │ │ │ │ │ sbceq r4, r0, r8, asr r5 │ │ │ │ │ @ instruction: 0x01152f98 │ │ │ │ │ @@ -2482838,43 +2482610,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr r2 │ │ │ │ │ - tsteq r5, r0, ror r2 │ │ │ │ │ - eoreq sl, r2, #176, 24 @ 0xb000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r2 │ │ │ │ │ + tsteq r5, r0, asr r2 │ │ │ │ │ + eoreq sl, r2, #200, 24 @ 0xc800 │ │ │ │ │ + tsteq r5, r8, lsl #5 │ │ │ │ │ + andle r1, pc, sp, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01153290 │ │ │ │ │ - tsteq r5, r8, lsl #5 │ │ │ │ │ - andle r1, pc, sp, asr #20 │ │ │ │ │ + tsteq r5, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01153298 │ │ │ │ │ tsteq r5, r0, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r0, r8, r3 │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ - @ instruction: 0x011532b0 │ │ │ │ │ + @ instruction: 0x01153290 │ │ │ │ │ andle r0, r0, r7, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01153298 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011532b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011532b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ @ instruction: 0x011532d0 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2482922,76 +2482694,76 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01153390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011533b0 │ │ │ │ │ + @ instruction: 0x011533b8 │ │ │ │ │ tsteq r5, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r8, lsr r0 │ │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ │ - @ instruction: 0x011533d0 │ │ │ │ │ - eoreq sl, r2, #248, 24 @ 0xf800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011533b8 │ │ │ │ │ + @ instruction: 0x011533b0 │ │ │ │ │ + eoreq sl, r2, #16, 26 @ 0x400 │ │ │ │ │ + @ instruction: 0x011533d8 │ │ │ │ │ + andle r1, pc, lr, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #7 │ │ │ │ │ - @ instruction: 0x011533d8 │ │ │ │ │ - andle r1, pc, lr, asr #20 │ │ │ │ │ - tsteq r5, r0, lsl #8 │ │ │ │ │ - andle r0, r0, r6, asr #31 │ │ │ │ │ + @ instruction: 0x011533d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #7 │ │ │ │ │ + tsteq r5, r0, ror #7 │ │ │ │ │ + andle r0, r0, r6, asr #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011533f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011533f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #8 │ │ │ │ │ - tsteq r5, r0, lsl #9 │ │ │ │ │ - eoreq sl, r2, #64, 26 @ 0x1000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ │ + tsteq r5, r0, asr #8 │ │ │ │ │ + eoreq sl, r2, #88, 26 @ 0x1600 │ │ │ │ │ + tsteq r5, r8, lsl #9 │ │ │ │ │ + andle r1, pc, ip, asr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #8 │ │ │ │ │ tsteq r5, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, fp, r8, lsl lr │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #10 │ │ │ │ │ + tsteq r5, r0, lsl #9 │ │ │ │ │ tsteq r5, r8, ror r4 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ │ - tsteq r5, r8, lsl #9 │ │ │ │ │ - andle r1, pc, ip, asr fp @ │ │ │ │ │ - tsteq r5, r0, ror #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #10 │ │ │ │ │ + tsteq r5, r0, asr #10 │ │ │ │ │ @ instruction: 0xd0000eb8 │ │ │ │ │ @ instruction: 0x01153498 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r8, lsr #9 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ @@ -2483029,24 +2482801,24 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl r5 │ │ │ │ │ tsteq r5, r8, lsr r5 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2483058,31 +2482830,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011535b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #11 │ │ │ │ │ - tsteq r5, r0, ror #11 │ │ │ │ │ - eoreq sl, r2, #136, 26 @ 0x2200 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #11 │ │ │ │ │ + tsteq r5, r0, asr #11 │ │ │ │ │ + eoreq sl, r2, #160, 26 @ 0x2800 │ │ │ │ │ + tsteq r5, r8, ror #11 │ │ │ │ │ + andle r1, pc, fp, lsl fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011535d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011535d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011535f0 │ │ │ │ │ - tsteq r5, r8, ror #11 │ │ │ │ │ - andle r1, pc, fp, lsl fp @ │ │ │ │ │ - tsteq r5, r0, lsl #13 │ │ │ │ │ - strdle r0, [r0], -r9 │ │ │ │ │ + tsteq r5, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r6 │ │ │ │ │ + @ instruction: 0x011535f0 │ │ │ │ │ + strdle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r5, r8, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r5, r8, lsl r6 │ │ │ │ │ @@ -2483098,27 +2482870,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r6 │ │ │ │ │ tsteq r5, r8, asr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r0, r6, r0, r8 │ │ │ │ │ @ instruction: 0x011b1dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #13 │ │ │ │ │ + tsteq r5, r0, lsl #13 │ │ │ │ │ tsteq r5, r0, ror #12 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r5, r0, ror r6 │ │ │ │ │ tsteq r5, r8, asr r6 │ │ │ │ │ tsteq r5, r8, ror r6 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #160, 26 @ 0x2800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01153690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01153698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2483132,15 +2482904,15 @@ │ │ │ │ │ tsteq r5, r8, asr #13 │ │ │ │ │ @ instruction: 0x011536b0 │ │ │ │ │ @ instruction: 0x011536d0 │ │ │ │ │ svcgt 0x00fffffd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #16 │ │ │ │ │ + tsteq r5, r8, lsr #16 │ │ │ │ │ tsteq r5, r8, ror #13 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ @ instruction: 0x011536f8 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2483199,57 +2482971,57 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01153798 │ │ │ │ │ tsteq r5, r0, ror #15 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #15 │ │ │ │ │ - tsteq r5, r0, asr #16 │ │ │ │ │ - eoreq sl, r2, #208, 26 @ 0x3400 │ │ │ │ │ + tsteq r5, r0, lsr #16 │ │ │ │ │ + eoreq sl, r2, #232, 26 @ 0x3a00 │ │ │ │ │ @ instruction: 0x011537f8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ @ instruction: 0x011537f0 │ │ │ │ │ tsteq r5, r0, lsl r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #16 │ │ │ │ │ + tsteq r5, r0, ror #16 │ │ │ │ │ + andle r1, pc, r1, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #16 │ │ │ │ │ - tsteq r5, r0, ror #16 │ │ │ │ │ - andle r1, pc, r1, lsl #23 │ │ │ │ │ + tsteq r5, r0, asr #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ │ tsteq r5, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ - tsteq r5, r8, lsl #17 │ │ │ │ │ + tsteq r5, r8, ror #16 │ │ │ │ │ mulle r0, r3, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #232, 26 @ 0x3a00 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r5, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01153890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011538b0 │ │ │ │ │ @@ -2483282,19 +2483054,19 @@ │ │ │ │ │ tsteq r5, r0, lsr #18 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #18 │ │ │ │ │ - tsteq r5, r8, lsl #19 │ │ │ │ │ - eoreq sl, r2, #24, 28 @ 0x180 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #18 │ │ │ │ │ + tsteq r5, r0, asr #18 │ │ │ │ │ + eoreq sl, r2, #48, 28 @ 0x300 │ │ │ │ │ + @ instruction: 0x01153990 │ │ │ │ │ + andle sp, r2, pc, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #19 │ │ │ │ │ tsteq r5, r0, ror #18 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2483302,21 +2483074,21 @@ │ │ │ │ │ tsteq r5, r0, ror r9 │ │ │ │ │ tsteq r5, r8, asr r9 │ │ │ │ │ tsteq r5, r8, ror r9 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01153998 │ │ │ │ │ - @ instruction: 0x01153990 │ │ │ │ │ - andle sp, r2, pc, asr r9 │ │ │ │ │ - tsteq r5, r0, lsr #23 │ │ │ │ │ - andle r0, r0, r9, lsr #18 │ │ │ │ │ + tsteq r5, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #22 │ │ │ │ │ + @ instruction: 0x01153998 │ │ │ │ │ + andle r0, r0, r9, lsr #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #72, 28 @ 0x480 │ │ │ │ │ tsteq r5, r8, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011472b0 │ │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ │ @ instruction: 0x011539b8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2483436,17 +2483208,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x01153b90 │ │ │ │ │ tsteq r5, r0, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01153e98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #48, 28 @ 0x300 │ │ │ │ │ @ instruction: 0x01153bb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [ip], r0 │ │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ │ @ instruction: 0x011539d8 │ │ │ │ │ sbceq r9, r0, r8, ror #28 │ │ │ │ │ @ instruction: 0x01153bf0 │ │ │ │ │ @@ -2483640,49 +2483412,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01153ed8 │ │ │ │ │ - tsteq r5, r8, lsl #30 │ │ │ │ │ - eoreq sl, r2, #96, 28 @ 0x600 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #29 │ │ │ │ │ + @ instruction: 0x01153ed8 │ │ │ │ │ + eoreq sl, r2, #120, 28 @ 0x780 │ │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ │ + andle r5, r2, sl, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #30 │ │ │ │ │ @ instruction: 0x01153ef8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #30 │ │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ │ - andle r5, r2, sl, asr r8 │ │ │ │ │ + tsteq r5, r8, lsl #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr pc │ │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r0, asr sl │ │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ │ - tsteq r5, r0, asr pc │ │ │ │ │ + tsteq r5, r8, lsr #30 │ │ │ │ │ andle r0, r0, r7, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr pc │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #144, 28 @ 0x900 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #120, 28 @ 0x780 │ │ │ │ │ tsteq r5, r0, ror #30 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r5, r8, ror pc │ │ │ │ │ @@ -2484637,111 +2484409,111 @@ │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r0, ror ip │ │ │ │ │ + ldccc 8, cr15, [sp, #992]! @ 0x3e0 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #29 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ @ instruction: 0x011c7cd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r9, [r8], #192 @ 0xc0 │ │ │ │ │ + @ instruction: 0x3dbdf938 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #29 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ @ instruction: 0x011c7cd8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, asr #25 │ │ │ │ │ + @ instruction: 0x3dbdf954 │ │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #29 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, ror #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, ror #25 │ │ │ │ │ + @ instruction: 0x3dbdf974 │ │ │ │ │ tsteq r6, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #29 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, ror #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, lsl sp │ │ │ │ │ + @ instruction: 0x3dbdf99c │ │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #30 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, lsr sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, lsr sp │ │ │ │ │ + @ instruction: 0x3dbdf9c4 │ │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #30 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, ror #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, ror sp │ │ │ │ │ + @ instruction: 0x3dbdf9fc │ │ │ │ │ adcseq r3, r4, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, ror sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi r9, [r8], #208 @ 0xd0 │ │ │ │ │ + @ instruction: 0x3dbdfa38 │ │ │ │ │ tsteq r6, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, ror sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi r9, [r8], #208 @ 0xd0 │ │ │ │ │ + @ instruction: 0x3dbdfa78 │ │ │ │ │ @ instruction: 0x01160fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #31 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, lsr #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r0, lsr lr │ │ │ │ │ + @ instruction: 0x3dbdfab8 │ │ │ │ │ @ instruction: 0x01160fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #31 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, lsr #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, ror #28 │ │ │ │ │ + @ instruction: 0x3dbdfaf4 │ │ │ │ │ @ instruction: 0x01160fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #31 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, lsl #28 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, ip, lsr #29 │ │ │ │ │ + @ instruction: 0x3dbdfb34 │ │ │ │ │ @ instruction: 0x01160fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, ror #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi r9, r8, r8, ror #29 │ │ │ │ │ + @ instruction: 0x3dbdfb70 │ │ │ │ │ tsteq r6, r8, ror r2 │ │ │ │ │ ... │ │ │ │ │ adcseq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq r5, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2484767,53 +2484539,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01155098 │ │ │ │ │ + ldrheq r5, [r5, -r0] │ │ │ │ │ tsteq r5, r8, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r6, r0, lsl #20 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ - ldrsbeq r5, [r5, -r8] │ │ │ │ │ - eoreq sl, r2, #168, 28 @ 0xa80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq r5, [r5, -r0] │ │ │ │ │ + @ instruction: 0x01155098 │ │ │ │ │ + eoreq sl, r2, #192, 28 @ 0xc00 │ │ │ │ │ + tsteq r5, r0, ror #1 │ │ │ │ │ + andle r5, r2, r6, lsr #29 │ │ │ │ │ tsteq r5, r8, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [r5, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [r5, -r0] │ │ │ │ │ tsteq r5, r8, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ │ @ instruction: 0x011b1e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #1 │ │ │ │ │ - tsteq r5, r0, ror #1 │ │ │ │ │ - andle r5, r2, r6, lsr #29 │ │ │ │ │ - tsteq r5, r0, lsl r1 │ │ │ │ │ - @ instruction: 0xd0000cb2 │ │ │ │ │ + ldrsbeq r5, [r5, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r5, -r0] │ │ │ │ │ + tsteq r5, r8, ror #1 │ │ │ │ │ + @ instruction: 0xd0000cb2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r5, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r1 │ │ │ │ │ + tsteq r5, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #192, 28 @ 0xc00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2484821,16 +2484593,16 @@ │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r2 │ │ │ │ │ - adcseq r9, r0, r8, lsr #5 │ │ │ │ │ + tsteq r5, r0, lsr #4 │ │ │ │ │ + ldrhteq r9, [r0], r8 │ │ │ │ │ strdeq r7, [r0, #-8] │ │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ @@ -2484868,72 +2484640,72 @@ │ │ │ │ │ tsteq r5, r0, ror #3 │ │ │ │ │ tsteq r5, r0, lsl #4 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #3 │ │ │ │ │ tsteq r9, r0, asr r2 @ │ │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ │ - tsteq r5, r8, lsr r2 │ │ │ │ │ - eoreq sl, r2, #240, 28 @ 0xf00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #4 │ │ │ │ │ + tsteq r5, r8, lsl r2 │ │ │ │ │ + eoreq sl, r2, #8, 30 │ │ │ │ │ + tsteq r5, r0, asr #4 │ │ │ │ │ + andle r3, r6, r3, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #4 │ │ │ │ │ - tsteq r5, r0, asr #4 │ │ │ │ │ - andle r3, r6, r3, lsl r3 │ │ │ │ │ - tsteq r5, r8, ror #4 │ │ │ │ │ - andle r0, r0, ip, lsr r0 │ │ │ │ │ + tsteq r5, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r2 │ │ │ │ │ + tsteq r5, r8, asr #4 │ │ │ │ │ + andle r0, r0, ip, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #8, 30 │ │ │ │ │ tsteq r5, r8, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #5 │ │ │ │ │ @ instruction: 0x0117d4f8 │ │ │ │ │ cmpeq r0, r0, lsr #2 │ │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r3, r6, r0, sl │ │ │ │ │ + adcseq r3, r6, r0, asr #21 │ │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011552b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #5 │ │ │ │ │ tsteq r5, r0, asr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r5, [pc], r0 │ │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011552d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011552f0 │ │ │ │ │ + tsteq r5, r8, lsr r6 │ │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r3, [pc], r8 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ - tsteq r5, r0, asr r6 │ │ │ │ │ - eoreq sl, r2, #56, 30 @ 0xe0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr r6 │ │ │ │ │ + @ instruction: 0x011552f0 │ │ │ │ │ + eoreq sl, r2, #80, 30 @ 0x140 │ │ │ │ │ + tsteq r5, r8, asr r6 │ │ │ │ │ + andle lr, r2, r9, lsl r6 │ │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ │ tsteq r5, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2485139,31 +2484911,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #12 │ │ │ │ │ - tsteq r5, r8, asr r6 │ │ │ │ │ - andle lr, r2, r9, lsl r6 │ │ │ │ │ - tsteq r5, r8, lsl #13 │ │ │ │ │ - strhle r0, [r0], -r4 │ │ │ │ │ + tsteq r5, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #12 │ │ │ │ │ + tsteq r5, r0, ror #12 │ │ │ │ │ + strhle r0, [r0], -r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01155690 │ │ │ │ │ + tsteq r5, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #80, 30 @ 0x140 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01155690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011556b0 │ │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, lr, r8, ror #22 │ │ │ │ │ @@ -2485175,45 +2484947,45 @@ │ │ │ │ │ tsteq r5, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ │ @ instruction: 0x011b8098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011556d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011556f8 │ │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ │ tsteq r5, r8, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ │ ldrheq r8, [fp, -r0] │ │ │ │ │ - tsteq r5, r0, asr r7 │ │ │ │ │ - eoreq sl, r2, #128, 30 @ 0x200 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ │ + @ instruction: 0x011556f8 │ │ │ │ │ + eoreq sl, r2, #152, 30 @ 0x260 │ │ │ │ │ + tsteq r5, r0, lsl r8 │ │ │ │ │ + strdle r1, [r7], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq r5, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011985d8 │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r7 │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrsbteq r9, [r0], r0 │ │ │ │ │ + adcseq r9, r0, r0, lsr fp │ │ │ │ │ tsteq r5, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ tsteq r5, r0, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, asr #21 │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r8 │ │ │ │ │ - tsteq r5, r0, lsl r8 │ │ │ │ │ - strdle r1, [r7], -r5 │ │ │ │ │ + tsteq r5, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr #16 │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2485252,26 +2485024,26 @@ │ │ │ │ │ tsteq r5, r8, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011557d8 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011557b8 │ │ │ │ │ - tsteq r5, r8, lsr r8 │ │ │ │ │ + tsteq r5, r8, lsl r8 │ │ │ │ │ andle r0, r0, r6, lsl sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #16 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2485279,45 +2485051,45 @@ │ │ │ │ │ tsteq r5, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r8, r8, asr #13 │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #17 │ │ │ │ │ - tsteq r5, r8, lsr #17 │ │ │ │ │ - eoreq sl, r2, #200, 30 @ 0x320 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155890 │ │ │ │ │ + tsteq r5, r8, lsl #17 │ │ │ │ │ + eoreq sl, r2, #224, 30 @ 0x380 │ │ │ │ │ + @ instruction: 0x011558b0 │ │ │ │ │ + andle r5, r8, r5, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011558b8 │ │ │ │ │ - @ instruction: 0x011558b0 │ │ │ │ │ - andle r5, r8, r5, lsr #6 │ │ │ │ │ - @ instruction: 0x011558f0 │ │ │ │ │ - andle r0, r0, r3, ror #1 │ │ │ │ │ + tsteq r5, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #17 │ │ │ │ │ + @ instruction: 0x011558b8 │ │ │ │ │ + andle r0, r0, r3, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #17 │ │ │ │ │ @ instruction: 0x011558d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011558f8 │ │ │ │ │ + @ instruction: 0x011558f0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r2, #224, 30 @ 0x380 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011558f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2485375,43 +2485147,43 @@ │ │ │ │ │ @ instruction: 0x011559f0 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #20 │ │ │ │ │ - tsteq r5, r8, lsr sl │ │ │ │ │ - eoreq fp, r2, #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl sl │ │ │ │ │ + tsteq r5, r8, lsl #20 │ │ │ │ │ + eoreq fp, r2, #56 @ 0x38 │ │ │ │ │ + tsteq r5, r0, asr #20 │ │ │ │ │ + andle r5, r1, ip, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr sl │ │ │ │ │ tsteq r5, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #20 │ │ │ │ │ - tsteq r5, r0, asr #20 │ │ │ │ │ - andle r5, r1, ip, ror #2 │ │ │ │ │ - tsteq r5, r8, ror #20 │ │ │ │ │ - andle r0, r0, r8, asr #4 │ │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr sl │ │ │ │ │ + tsteq r5, r8, asr #20 │ │ │ │ │ + andle r0, r0, r8, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2485419,37 +2485191,37 @@ │ │ │ │ │ @ instruction: 0x01155a98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r7, [r0], r8 │ │ │ │ │ @ instruction: 0x011b81d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #21 │ │ │ │ │ + @ instruction: 0x01155ad0 │ │ │ │ │ @ instruction: 0x01155ab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, ror #27 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ - tsteq r5, r8, ror #21 │ │ │ │ │ - eoreq fp, r2, #104 @ 0x68 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01155ad0 │ │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ │ + eoreq fp, r2, #128 @ 0x80 │ │ │ │ │ + @ instruction: 0x01155af8 │ │ │ │ │ + andle fp, r1, r6, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #22 │ │ │ │ │ - @ instruction: 0x01155af8 │ │ │ │ │ - andle fp, r1, r6, lsl r3 │ │ │ │ │ + tsteq r5, r8, ror #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01155bf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - tsteq r5, r0, lsl ip │ │ │ │ │ + tsteq r5, r0, lsl #22 │ │ │ │ │ andle r0, r0, r7, lsl #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01155bf8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #152 @ 0x98 │ │ │ │ │ tsteq r5, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ tsteq r5, r0, lsr #21 │ │ │ │ │ @ instruction: 0x01160ed8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2485507,17 +2485279,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01155bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #128 @ 0x80 │ │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2485529,63 +2485301,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror ip │ │ │ │ │ - @ instruction: 0x01155c90 │ │ │ │ │ - eoreq fp, r2, #176 @ 0xb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ + tsteq r5, r0, ror ip │ │ │ │ │ + eoreq fp, r2, #200 @ 0xc8 │ │ │ │ │ + @ instruction: 0x01155c98 │ │ │ │ │ + andle fp, r1, r6, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01155c90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #25 │ │ │ │ │ @ instruction: 0x01155cb0 │ │ │ │ │ - @ instruction: 0x01155c98 │ │ │ │ │ - andle fp, r1, r6, lsr #8 │ │ │ │ │ - tsteq r5, r0, ror #25 │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ @ instruction: 0x011538f8 │ │ │ │ │ tsteq r6, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01160290 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #224 @ 0xe0 │ │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ │ tsteq r6, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01160290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155cd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155cf8 │ │ │ │ │ ldrhteq r9, [r6], r0 │ │ │ │ │ msreq CPSR_fsxc, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01155dd8 │ │ │ │ │ @ instruction: 0x01155dd0 │ │ │ │ │ - @ instruction: 0x01155df0 │ │ │ │ │ - eoreq fp, r2, #248 @ 0xf8 │ │ │ │ │ + eoreq fp, r2, #16, 2 │ │ │ │ │ tsteq r5, r0, lsr sp │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2485620,46 +2485392,46 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #27 │ │ │ │ │ tsteq r5, r8, asr #27 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01155d90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01155dd8 │ │ │ │ │ + tsteq r5, r8, lsl #28 │ │ │ │ │ + andle fp, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl lr │ │ │ │ │ - tsteq r5, r8, lsl #28 │ │ │ │ │ - andle fp, r1, r8, lsl #10 │ │ │ │ │ + @ instruction: 0x01155df0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl lr │ │ │ │ │ @ instruction: 0x01155cb8 │ │ │ │ │ tsteq r6, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01160290 │ │ │ │ │ - tsteq r5, r8, asr #28 │ │ │ │ │ + tsteq r5, r0, lsl lr │ │ │ │ │ andle r0, r0, r5, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ │ tsteq r5, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r2, [r0], r8 │ │ │ │ │ @ instruction: 0x011b82d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #28 │ │ │ │ │ + tsteq r5, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #16, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror #28 │ │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, sl, r8, asr #8 │ │ │ │ │ @ instruction: 0x011b82f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2485667,41 +2485439,41 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01155e98 │ │ │ │ │ - tsteq r5, r0, asr #29 │ │ │ │ │ - eoreq fp, r2, #64, 2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #29 │ │ │ │ │ + @ instruction: 0x01155e98 │ │ │ │ │ + eoreq fp, r2, #88, 2 │ │ │ │ │ + tsteq r5, r8, asr #29 │ │ │ │ │ + andle fp, r1, lr, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155eb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01155ed0 │ │ │ │ │ - tsteq r5, r8, asr #29 │ │ │ │ │ - andle fp, r1, lr, ror #10 │ │ │ │ │ - @ instruction: 0x01155ef0 │ │ │ │ │ - andle r0, r0, ip, ror r0 │ │ │ │ │ + tsteq r5, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01155ed8 │ │ │ │ │ + @ instruction: 0x01155ed0 │ │ │ │ │ + andle r0, r0, ip, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01155ef0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #88, 2 │ │ │ │ │ tsteq r5, r0, lsl #30 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2485746,15 +2485518,15 @@ │ │ │ │ │ addeq r2, r0, r8, lsr #16 │ │ │ │ │ @ instruction: 0x01155ff0 │ │ │ │ │ strdeq r6, [r0, #-168] @ 0xffffff58 │ │ │ │ │ tsteq r5, r0, asr #31 │ │ │ │ │ addeq r7, r0, r8 │ │ │ │ │ tsteq r5, r8, ror #31 │ │ │ │ │ @ instruction: 0x01406b98 │ │ │ │ │ - adcseq r8, r0, r0, ror ip │ │ │ │ │ + umlalseq r8, r0, r8, ip │ │ │ │ │ smlawteq pc, r8, sp, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r8, sp, pc @ │ │ │ │ │ tsteq r5, r0, ror #31 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ @@ -2485913,15 +2485685,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, lsr sl │ │ │ │ │ teqeq r6, r9, lsl ip @ │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r4, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq r4, r2, r8, lsl lr │ │ │ │ │ teqeq r7, r1, lsr sl │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, asr #12 │ │ │ │ │ teqeq r6, sp @ @ │ │ │ │ │ @@ -2485955,15 +2485727,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, asr #17 │ │ │ │ │ teqeq r6, sp, lsl #27 @ │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, lsl #21 │ │ │ │ │ + adcseq r9, pc, r8, asr sl @ │ │ │ │ │ teqeq r6, r1, asr #17 │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, ror #4 │ │ │ │ │ teqeq r6, r5, asr sl @ │ │ │ │ │ @@ -2486279,15 +2486051,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andmi r0, r0, r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r8, ror #18 │ │ │ │ │ + sbceq ip, r2, r0, asr #18 │ │ │ │ │ cmpeq r4, sp, lsr lr │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2486628,15 +2486400,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r5, r8, ror #19 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r0, lsl #15 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r6, r2, r8, lsl r4 │ │ │ │ │ @ instruction: 0x012d794d │ │ │ │ │ tsteq r5, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r4, r0, lsl lr │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2486664,15 +2486436,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq ip, [pc], r8 │ │ │ │ │ @ instruction: 0x012d7025 │ │ │ │ │ tsteq r5, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r8, ror r3 │ │ │ │ │ + sbceq r7, r2, r0, lsr #7 │ │ │ │ │ @ instruction: 0x012d9815 │ │ │ │ │ tsteq r5, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8 │ │ │ │ │ @ instruction: 0x012d7151 │ │ │ │ │ @@ -2486818,70 +2486590,70 @@ │ │ │ │ │ tsteq r5, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #1 │ │ │ │ │ tsteq r5, r0, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - adceq r8, lr, r0, lsr r0 │ │ │ │ │ + strdeq r8, [lr], r0 @ │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r5, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #1 │ │ │ │ │ - tsteq r5, r0, ror #1 │ │ │ │ │ - eoreq fp, r2, #136, 2 @ 0x22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #1 │ │ │ │ │ + tsteq r5, r0, asr #1 │ │ │ │ │ + eoreq fp, r2, #160, 2 @ 0x28 │ │ │ │ │ + tsteq r5, r8, ror #1 │ │ │ │ │ + strdle fp, [r1], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r5, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r5, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r7, [r5, -r0] │ │ │ │ │ - tsteq r5, r8, ror #1 │ │ │ │ │ - strdle fp, [r1], -r3 │ │ │ │ │ - tsteq r5, r0, lsl r1 │ │ │ │ │ - @ instruction: 0xd00001be │ │ │ │ │ + tsteq r5, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r5, -r8] │ │ │ │ │ + ldrsheq r7, [r5, -r0] │ │ │ │ │ + @ instruction: 0xd00001be │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr r1 │ │ │ │ │ - tsteq r5, r0, asr #4 │ │ │ │ │ - eoreq fp, r2, #208, 2 @ 0x34 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ │ + tsteq r5, r0, asr r1 │ │ │ │ │ + eoreq fp, r2, #232, 2 @ 0x3a │ │ │ │ │ + tsteq r5, r8, asr #4 │ │ │ │ │ + @ instruction: 0xd001b7b6 │ │ │ │ │ tsteq r5, r0, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, ror #20 │ │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr r2 │ │ │ │ │ + tsteq r5, r0, asr #4 │ │ │ │ │ tsteq r5, r8, lsl #3 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ @ instruction: 0x01157198 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2486909,73 +2486681,73 @@ │ │ │ │ │ @ instruction: 0x011571f8 │ │ │ │ │ tsteq r3, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #3 │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ tsteq r5, r8, lsl r2 │ │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq r5, r8, lsr #4 │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #4 │ │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #3 │ │ │ │ │ - tsteq r5, r8, asr #4 │ │ │ │ │ - @ instruction: 0xd001b7b6 │ │ │ │ │ - tsteq r5, r0, ror r2 │ │ │ │ │ - andle r0, r0, r4, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r2 │ │ │ │ │ + tsteq r5, r0, asr r2 │ │ │ │ │ + andle r0, r0, r4, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011572b0 │ │ │ │ │ - @ instruction: 0x011572d0 │ │ │ │ │ - eoreq fp, r2, #24, 4 @ 0x80000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011572b8 │ │ │ │ │ + @ instruction: 0x011572b0 │ │ │ │ │ + eoreq fp, r2, #48, 4 │ │ │ │ │ + tsteq r5, r8, ror #5 │ │ │ │ │ + andle r2, r6, r3, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011572f0 │ │ │ │ │ - tsteq r5, r8, ror #5 │ │ │ │ │ - andle r2, r6, r3, lsl #23 │ │ │ │ │ + @ instruction: 0x011572d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr r3 │ │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r0, r8, lsr r9 │ │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ │ - tsteq r5, r0, ror r3 │ │ │ │ │ + @ instruction: 0x011572f0 │ │ │ │ │ andle r0, r0, r7, asr r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r2, [r3], #240 @ 0xf0 │ │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ │ @@ -2486997,17 +2486769,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2487053,19 +2486825,19 @@ │ │ │ │ │ tsteq r5, r8, lsr r4 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr r4 │ │ │ │ │ - @ instruction: 0x011575d0 │ │ │ │ │ - eoreq fp, r2, #96, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157498 │ │ │ │ │ + tsteq r5, r8, asr r4 │ │ │ │ │ + eoreq fp, r2, #120, 4 @ 0x80000007 │ │ │ │ │ + @ instruction: 0x011575d8 │ │ │ │ │ + andle r2, r2, r6, lsl #27 │ │ │ │ │ tsteq r5, r8, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, asr sp │ │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ cmpeq r6, r0, lsr sl │ │ │ │ │ tsteq r5, r0, lsl #9 │ │ │ │ │ @@ -2487123,15 +2486895,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr r5 │ │ │ │ │ tsteq r5, r0, asr #9 │ │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #11 │ │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, pc, r0, asr lr @ │ │ │ │ │ @@ -2487149,29 +2486921,29 @@ │ │ │ │ │ @ instruction: 0x01157598 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r5, r0, asr #11 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ │ ldrdeq r2, [r3], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #11 │ │ │ │ │ - @ instruction: 0x011575d8 │ │ │ │ │ - andle r2, r2, r6, lsl #27 │ │ │ │ │ - tsteq r5, r0, lsl #12 │ │ │ │ │ - strdle r0, [r0], -r8 │ │ │ │ │ + @ instruction: 0x011575d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #11 │ │ │ │ │ + tsteq r5, r0, ror #11 │ │ │ │ │ + strdle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011575f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011575f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #12 │ │ │ │ │ tsteq r5, r0, lsr #12 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ @ instruction: 0x011575b8 │ │ │ │ │ @@ -2487219,15 +2486991,15 @@ │ │ │ │ │ @ instruction: 0x011576d0 │ │ │ │ │ tsteq r5, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ tsteq r5, r0, ror #13 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011576f0 │ │ │ │ │ ldrsheq r0, [r3, -r0] │ │ │ │ │ @ instruction: 0x011576f8 │ │ │ │ │ tsteq r3, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #13 │ │ │ │ │ tsteq r5, r8, lsl r7 │ │ │ │ │ @@ -2487243,15 +2487015,15 @@ │ │ │ │ │ tsteq r5, r0, lsr r7 │ │ │ │ │ adcseq ip, pc, r8, lsr #21 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r5, r0, asr #14 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ @ instruction: 0x011576d8 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ tsteq r5, r0, asr r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r5, r8, asr r7 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ tsteq r5, r8, ror #14 │ │ │ │ │ @@ -2487487,28 +2487259,28 @@ │ │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #22 │ │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ │ - eoreq fp, r2, #168, 4 @ 0x8000000a │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #22 │ │ │ │ │ + tsteq r5, r0, lsr #22 │ │ │ │ │ + eoreq fp, r2, #192, 4 │ │ │ │ │ + tsteq r5, r8, asr #22 │ │ │ │ │ + andle fp, r1, r4, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror #23 │ │ │ │ │ @ instruction: 0x01157bd8 │ │ │ │ │ - tsteq r5, r8, asr #22 │ │ │ │ │ - andle fp, r1, r4, lsr #30 │ │ │ │ │ - tsteq r5, r0, asr ip │ │ │ │ │ mulle r0, pc, r0 @ │ │ │ │ │ tsteq r5, r8, asr fp │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x01157b90 │ │ │ │ │ tsteq r5, r0, asr fp │ │ │ │ │ @@ -2487536,26 +2487308,26 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #23 │ │ │ │ │ @ instruction: 0x01157bd0 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ adcseq r2, r1, r0, lsl r2 │ │ │ │ │ @ instruction: 0x01157bb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #24 │ │ │ │ │ @ instruction: 0x01157bf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr ip │ │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ tsteq r5, r8, lsl #24 │ │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ │ @@ -2487566,16 +2487338,16 @@ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r5, r0, asr #24 │ │ │ │ │ tsteq r5, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #192, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2487599,19 +2487371,19 @@ │ │ │ │ │ tsteq r5, r0, asr #25 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01157cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #25 │ │ │ │ │ - tsteq r5, r0, asr sp │ │ │ │ │ - eoreq fp, r2, #240, 4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #25 │ │ │ │ │ + tsteq r5, r0, ror #25 │ │ │ │ │ + eoreq fp, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + tsteq r5, r8, asr sp │ │ │ │ │ + andle sp, r1, lr, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #26 │ │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2487629,21 +2487401,21 @@ │ │ │ │ │ tsteq r5, r8, lsr sp │ │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ adcseq r5, r5, r8, ror #24 │ │ │ │ │ tsteq fp, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #26 │ │ │ │ │ - tsteq r5, r8, asr sp │ │ │ │ │ - andle sp, r1, lr, asr #13 │ │ │ │ │ - tsteq r5, r8, lsl #29 │ │ │ │ │ - mulle r0, r5, r0 │ │ │ │ │ + tsteq r5, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #26 │ │ │ │ │ + tsteq r5, r0, ror #26 │ │ │ │ │ + mulle r0, r5, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x01157db0 │ │ │ │ │ @@ -2487707,17 +2487479,17 @@ │ │ │ │ │ tsteq r5, r0, ror lr │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157e90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157e98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #29 │ │ │ │ │ adceq fp, sp, r8, ror #17 │ │ │ │ │ ldrsbeq pc, [r6, #-80] @ 0xffffffb0 @ │ │ │ │ │ @ instruction: 0x01157eb0 │ │ │ │ │ @@ -2487745,103 +2487517,103 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq pc, [r6, #-88] @ 0xffffffa8 @ │ │ │ │ │ strhteq r5, [sp], r8 │ │ │ │ │ @ instruction: 0x011b84b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #30 │ │ │ │ │ - tsteq r5, r0, ror #30 │ │ │ │ │ - eoreq fp, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr pc │ │ │ │ │ + tsteq r5, r8, lsr #30 │ │ │ │ │ + eoreq fp, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + tsteq r5, r0, ror pc │ │ │ │ │ + andle r5, r8, sp, lsl #8 │ │ │ │ │ adceq r9, sp, r8, asr #28 │ │ │ │ │ cmpeq r6, r0, lsr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #31 │ │ │ │ │ + tsteq r5, r0, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror r6 @ │ │ │ │ │ - tsteq r5, r0, ror pc │ │ │ │ │ - andle r5, r8, sp, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01157f90 │ │ │ │ │ @ instruction: 0x011976d0 │ │ │ │ │ @ instruction: 0x0156f698 │ │ │ │ │ - tsteq r5, r0, asr #31 │ │ │ │ │ + tsteq r5, r0, lsl #31 │ │ │ │ │ mulle r0, lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, asr #13 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01157f90 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ adcseq r3, r1, r0, ror #13 │ │ │ │ │ cmpeq r6, r8, ror #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #31 │ │ │ │ │ tsteq pc, r0, ror #18 │ │ │ │ │ cmpeq r6, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157fb8 │ │ │ │ │ @ instruction: 0x01157fb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b84d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157fd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01157ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl r0 │ │ │ │ │ tsteq r5, r8 │ │ │ │ │ - tsteq r5, r8, lsr r0 │ │ │ │ │ - eoreq fp, r2, #128, 6 │ │ │ │ │ - sbceq r8, r5, r0, lsl #23 │ │ │ │ │ + eoreq fp, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + sbceq r0, r6, r0, lsl #23 │ │ │ │ │ tsteq r5, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl r0 │ │ │ │ │ + tsteq r5, r0, asr #32 │ │ │ │ │ + andle fp, r1, r4, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ │ tsteq r5, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #32 │ │ │ │ │ - tsteq r5, r0, asr #32 │ │ │ │ │ - andle fp, r1, r4, asr #31 │ │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ │ - mulle r0, sp, r0 │ │ │ │ │ + tsteq r5, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r0 │ │ │ │ │ + tsteq r5, r8, asr #32 │ │ │ │ │ + mulle r0, sp, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01158090 │ │ │ │ │ + tsteq r5, r8, ror r0 │ │ │ │ │ tsteq r5, r0, ror r0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01158090 │ │ │ │ │ tsteq r5, r8, lsl #1 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #1 │ │ │ │ │ tsteq r5, r0, lsr #1 │ │ │ │ │ @@ -2487889,15 +2487661,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r1 │ │ │ │ │ tsteq r5, r0, asr r1 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011581b8 │ │ │ │ │ + @ instruction: 0x011581d8 │ │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ tsteq r5, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl #3 │ │ │ │ │ @@ -2487906,22 +2487678,22 @@ │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ adcseq r6, r9, r8, asr #25 │ │ │ │ │ tsteq fp, r8, lsl r5 │ │ │ │ │ @ instruction: 0x01158198 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ - tsteq r5, r0, lsr #4 │ │ │ │ │ - eoreq fp, r2, #200, 6 @ 0x20000003 │ │ │ │ │ + @ instruction: 0x011581b8 │ │ │ │ │ + eoreq fp, r2, #224, 6 @ 0x80000003 │ │ │ │ │ @ instruction: 0x011581b0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011581d8 │ │ │ │ │ + tsteq r5, r8, lsr r2 │ │ │ │ │ + andle ip, r1, r2, rrx │ │ │ │ │ @ instruction: 0x011581d0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e57b0 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2487933,51 +2487705,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ │ tsteq r5, r0, lsl #4 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr r2 │ │ │ │ │ + tsteq r5, r0, lsr #4 │ │ │ │ │ tsteq r5, r8, lsl r2 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ - tsteq r5, r8, lsr r2 │ │ │ │ │ - andle ip, r1, r2, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r2 │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ - @ instruction: 0x01158298 │ │ │ │ │ + tsteq r5, r8, asr r2 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e57d8 │ │ │ │ │ tsteq r5, r0, asr r2 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r5, r8, ror #4 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01158290 │ │ │ │ │ adcseq lr, r4, r8, lsr r1 │ │ │ │ │ cmpeq r6, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01158298 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011582b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011582b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2487989,48 +2487761,48 @@ │ │ │ │ │ @ instruction: 0x011582d8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ smlatteq sp, r8, ip, r0 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011582f8 │ │ │ │ │ - tsteq r5, r8, asr r3 │ │ │ │ │ - eoreq fp, r2, #16, 8 @ 0x10000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ │ + @ instruction: 0x011582f8 │ │ │ │ │ + eoreq fp, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq r5, r0, ror r3 │ │ │ │ │ + andle r4, sl, r8, lsl #7 │ │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r5, r0, ror ip │ │ │ │ │ tsteq r5, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ - adcseq r9, r1, r0, asr r2 │ │ │ │ │ + adcseq r9, r1, r0, lsr #4 │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ │ tsteq r5, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r8, [r6], r8 │ │ │ │ │ + adcseq r8, r6, r8, asr #18 │ │ │ │ │ tsteq fp, r0, lsr r5 │ │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ smlatteq pc, r8, fp, sl │ │ │ │ │ cmpeq r6, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #8 │ │ │ │ │ + tsteq r5, r8, asr r3 │ │ │ │ │ adcseq sp, r4, r8, ror sp │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ - tsteq r5, r0, ror r3 │ │ │ │ │ - andle r4, sl, r8, lsl #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ │ tsteq r5, r8, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq lr, [r7], r0 │ │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ │ + tsteq r5, r0, lsl #8 │ │ │ │ │ @ instruction: 0xd0000abd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr r7 @ │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ smullseq r9, r4, r8, fp │ │ │ │ │ tsteq r5, r0, ror fp │ │ │ │ │ tsteq r6, r8, asr #7 │ │ │ │ │ @@ -2488058,26 +2487830,26 @@ │ │ │ │ │ addeq r5, r1, r0, lsr #27 │ │ │ │ │ tsteq r5, r0, ror #7 │ │ │ │ │ cmpeq r1, r0, ror #24 │ │ │ │ │ adcseq r2, r5, r8, ror r4 │ │ │ │ │ tsteq lr, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2488089,77 +2487861,77 @@ │ │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ │ tsteq r5, r8, asr #7 │ │ │ │ │ tsteq r5, r0, ror #8 │ │ │ │ │ addeq r2, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011584d0 │ │ │ │ │ + tsteq r5, r8, ror #9 │ │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ │ cmpeq r6, r0, ror #14 @ │ │ │ │ │ @ instruction: 0x01158490 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ @ instruction: 0x01158498 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ tsteq r5, r0, lsr #9 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ @ instruction: 0x011584b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r7, r0, ror #7 │ │ │ │ │ @ instruction: 0x011b8590 │ │ │ │ │ - tsteq r5, r0, lsl r5 │ │ │ │ │ - eoreq fp, r2, #88, 8 @ 0x58000000 │ │ │ │ │ + @ instruction: 0x011584d0 │ │ │ │ │ + eoreq fp, r2, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq r5, r8, asr #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r5, r0, lsr #20 │ │ │ │ │ tsteq r5, r8, lsl #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #9 │ │ │ │ │ + tsteq r5, r8, lsl r5 │ │ │ │ │ + andle sp, lr, lr, lsr #2 │ │ │ │ │ tsteq r5, r0, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011584f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011584f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #10 │ │ │ │ │ + tsteq r5, r0, lsl r5 │ │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ │ @ instruction: 0x011e57d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ - tsteq r5, r8, lsl r5 │ │ │ │ │ - andle sp, lr, lr, lsr #2 │ │ │ │ │ - tsteq r5, r0, ror r5 │ │ │ │ │ - andle r0, r0, r9, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r5 │ │ │ │ │ + tsteq r5, r0, lsr #10 │ │ │ │ │ + andle r0, r0, r9, ror ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq r5, r0, lsr r5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r5, lr, r0, lsr #13 │ │ │ │ │ + adceq r5, lr, r0, asr #12 │ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r5, r0, asr #3 │ │ │ │ │ cmpeq r6, r0, ror #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011585b8 │ │ │ │ │ + tsteq r5, r0, ror r5 │ │ │ │ │ @ instruction: 0x011574f0 │ │ │ │ │ tsteq r5, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011563f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #112, 8 @ 0x70000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011585b8 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011563f8 │ │ │ │ │ @ instruction: 0x01158590 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2488217,35 +2487989,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01158690 │ │ │ │ │ + @ instruction: 0x01158698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ - tsteq r5, r0, lsr r7 │ │ │ │ │ - eoreq fp, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01158698 │ │ │ │ │ + @ instruction: 0x01158690 │ │ │ │ │ + eoreq fp, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq r5, r0, asr #14 │ │ │ │ │ + andle sp, lr, ip, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #13 │ │ │ │ │ tsteq r2, r0, lsl sl @ │ │ │ │ │ tsteq r5, r0, asr r6 │ │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011586b0 │ │ │ │ │ tsteq r5, r0, lsr #12 │ │ │ │ │ @ instruction: 0x011586b8 │ │ │ │ │ addeq r2, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #14 │ │ │ │ │ + tsteq r5, r0, lsr r7 │ │ │ │ │ @ instruction: 0x011586d8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ tsteq r5, r0, ror #13 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ tsteq r5, r0, lsl #14 │ │ │ │ │ @@ -2488262,28 +2488034,28 @@ │ │ │ │ │ tsteq r4, r0, lsl sp @ │ │ │ │ │ tsteq r5, r0, lsr #14 │ │ │ │ │ andle r0, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ - tsteq r5, r0, asr #14 │ │ │ │ │ - andle sp, lr, ip, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01158798 │ │ │ │ │ adcseq r1, r2, r8, ror #28 │ │ │ │ │ cmpeq r6, r8, lsl #15 @ │ │ │ │ │ - tsteq r5, r8, ror #15 │ │ │ │ │ + tsteq r5, r0, ror #14 │ │ │ │ │ andle r0, r0, r3, lsr #3 │ │ │ │ │ tsteq r5, r0, asr r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq ip, [r6], r8 │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ tsteq r5, r0, rrx │ │ │ │ │ ldrheq pc, [r6, #-112] @ 0xffffff90 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01158798 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r7, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r6, #-120] @ 0xffffff88 @ │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r2, [lr], r8 @ │ │ │ │ │ @@ -2488303,21 +2488075,21 @@ │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ cmpeq r6, r8, ror r8 @ │ │ │ │ │ @ instruction: 0x011585f0 │ │ │ │ │ @ instruction: 0x0116d6f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011587f8 │ │ │ │ │ + tsteq r5, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #17 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011587f8 │ │ │ │ │ umlaleq sl, sp, r0, lr │ │ │ │ │ cmpeq r6, r8, asr #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2488325,19 +2488097,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr r8 │ │ │ │ │ - @ instruction: 0x011588b0 │ │ │ │ │ - eoreq fp, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #16 │ │ │ │ │ + tsteq r5, r8, lsr r8 │ │ │ │ │ + eoreq fp, r2, #0, 10 │ │ │ │ │ + @ instruction: 0x011588b8 │ │ │ │ │ + andle lr, r8, ip, lsl r5 │ │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl #14 │ │ │ │ │ @ instruction: 0x01156ad0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sp @ │ │ │ │ │ adcseq r1, sl, r8, asr #32 │ │ │ │ │ @@ -2488357,31 +2488129,31 @@ │ │ │ │ │ @ instruction: 0x01158898 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ tsteq r5, r0, lsr #17 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #17 │ │ │ │ │ - @ instruction: 0x011588b8 │ │ │ │ │ - andle lr, r8, ip, lsl r5 │ │ │ │ │ - tsteq r5, r8, ror #17 │ │ │ │ │ - andle r2, r0, sl, asr #6 │ │ │ │ │ + @ instruction: 0x011588b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #17 │ │ │ │ │ + tsteq r5, r0, asr #17 │ │ │ │ │ + andle r2, r0, sl, asr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011588d8 │ │ │ │ │ adcseq r0, r2, r0, lsl #29 │ │ │ │ │ hvceq 1848 @ 0x738 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011588f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011588f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r9 │ │ │ │ │ tsteq r5, r0, lsl r9 │ │ │ │ │ @@ -2488399,29 +2488171,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r9 │ │ │ │ │ tsteq r5, r8, asr #18 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #19 │ │ │ │ │ + tsteq r5, r8, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e5990 │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ - tsteq r5, r8, asr #20 │ │ │ │ │ - eoreq fp, r2, #48, 10 @ 0xc000000 │ │ │ │ │ + tsteq r5, r8, lsl #19 │ │ │ │ │ + eoreq fp, r2, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r5, r0, lsl #19 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #19 │ │ │ │ │ + tsteq r5, r0, lsr #21 │ │ │ │ │ + @ instruction: 0xd0079cbb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e59b8 │ │ │ │ │ tsteq r5, r0, lsr #19 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2488453,23 +2488225,23 @@ │ │ │ │ │ tsteq r5, r0, lsr #7 │ │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116ae90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01158ab0 │ │ │ │ │ + tsteq r5, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr #8 │ │ │ │ │ tsteq r5, r0, asr #20 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ - tsteq r5, r0, lsr #21 │ │ │ │ │ - @ instruction: 0xd0079cbb │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01158ad8 │ │ │ │ │ tsteq r5, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, ror #20 │ │ │ │ │ ldrhteq r9, [sl], #32 │ │ │ │ │ tsteq r5, r0, ror sl │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2488482,52 +2488254,52 @@ │ │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ │ adcseq sl, r7, r0, lsr #29 │ │ │ │ │ cmpeq r6, r8, lsl r9 @ │ │ │ │ │ @ instruction: 0x01158a98 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r1, r0, lsl #15 │ │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ │ - @ instruction: 0x01158af0 │ │ │ │ │ + @ instruction: 0x01158ab0 │ │ │ │ │ andle r0, r0, lr, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, asr #18 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01158ad8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #96, 10 @ 0x18000000 │ │ │ │ │ adceq sl, pc, r0, lsr #20 │ │ │ │ │ cmpeq r6, r8, ror #18 @ │ │ │ │ │ @ instruction: 0x01158ad0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, sl, r8, ror #22 │ │ │ │ │ @ instruction: 0x0156f990 │ │ │ │ │ strdeq lr, [sp, -r0] │ │ │ │ │ tsteq fp, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01158af0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01158af8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ │ - @ instruction: 0x01158b98 │ │ │ │ │ - eoreq fp, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror fp │ │ │ │ │ + tsteq r5, r0, lsr fp │ │ │ │ │ + eoreq fp, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + @ instruction: 0x01158bd0 │ │ │ │ │ + andle lr, r1, r2, ror #11 │ │ │ │ │ tsteq r5, r0, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq lr, [sp], r8 │ │ │ │ │ tsteq fp, r0, lsl #13 │ │ │ │ │ tsteq r5, r8, asr #12 │ │ │ │ │ @ instruction: 0x01408698 │ │ │ │ │ tsteq r5, r8, asr fp │ │ │ │ │ @@ -2488539,72 +2488311,72 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, sl, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #23 │ │ │ │ │ + @ instruction: 0x01158b98 │ │ │ │ │ @ instruction: 0x01158b90 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r8, -r0] │ │ │ │ │ - @ instruction: 0x01158bd0 │ │ │ │ │ - andle lr, r1, r2, ror #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl #24 │ │ │ │ │ tsteq r5, r8, lsr #23 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ @ instruction: 0x01158bb0 │ │ │ │ │ addseq r8, fp, r0, lsl #31 │ │ │ │ │ @ instruction: 0x01158bb8 │ │ │ │ │ ldrhteq r9, [sl], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ tsteq r5, r8, asr #23 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r8, -r0] │ │ │ │ │ - tsteq r5, r0, asr #24 │ │ │ │ │ + tsteq r5, r8, ror #23 │ │ │ │ │ andle r0, r0, r5, lsr #1 │ │ │ │ │ tsteq r5, r0, ror #23 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r8, -r0] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #24 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ @ instruction: 0x01158bf8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r8, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl ip │ │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r8, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr ip │ │ │ │ │ + tsteq r5, r0, asr #24 │ │ │ │ │ adceq sl, pc, r8, lsr r4 @ │ │ │ │ │ ldrheq pc, [r6, #-152] @ 0xffffff68 @ │ │ │ │ │ tsteq r5, r8, lsr ip │ │ │ │ │ umulleq r2, r0, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r0], r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror ip │ │ │ │ │ tsteq r5, r0, ror #24 │ │ │ │ │ ldrhteq r9, [sl], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ - adcseq r1, r5, r0, lsr r1 │ │ │ │ │ + adcseq r1, r5, r0, asr #2 │ │ │ │ │ cmpeq r6, r8, lsl #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ │ adceq r1, lr, r8, asr r9 │ │ │ │ │ cmpeq r6, r0, lsr sl @ │ │ │ │ │ @ instruction: 0x01158c90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2488621,25 +2488393,25 @@ │ │ │ │ │ @ instruction: 0x01158cb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, lsl #3 │ │ │ │ │ tsteq fp, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01158cd8 │ │ │ │ │ - tsteq r5, r8, asr r1 │ │ │ │ │ - eoreq fp, r2, #192, 10 @ 0x30000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #25 │ │ │ │ │ + @ instruction: 0x01158cd8 │ │ │ │ │ + eoreq fp, r2, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq r5, r0, ror #2 │ │ │ │ │ + andle r7, r9, r9, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01158cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #2 │ │ │ │ │ + tsteq r5, r8, asr r1 │ │ │ │ │ tsteq r5, r0, lsr sp │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r5, r0, lsl sp │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2488782,15 +2488554,15 @@ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ │ tsteq r5, r0, asr pc │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r6, r0, lsl r0 │ │ │ │ │ + ldrsbteq r2, [r6], r8 │ │ │ │ │ tsteq r5, r8, lsr #30 │ │ │ │ │ tsteq r5, r8 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r5, r8, ror pc │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r5, r0, ror pc │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ @@ -2489124,15 +2488896,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, r2, r0, asr r1 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq pc, [r1], #40 @ 0x28 │ │ │ │ │ + sbceq pc, r1, r0, lsl #6 │ │ │ │ │ sbcseq r3, ip, r1, asr #22 │ │ │ │ │ @ instruction: 0x01159398 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2489386,15 +2489158,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8, lsr #31 │ │ │ │ │ strdeq r4, [r3, -sp]! │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r2, [r1], #160 @ 0xa0 │ │ │ │ │ + sbceq r2, r1, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01235761 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r0, lsl #1 │ │ │ │ │ @ instruction: 0x01235865 │ │ │ │ │ @@ -2489422,15 +2489194,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq pc, [r0], #120 @ 0x78 │ │ │ │ │ @ instruction: 0x01236a6d │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, ror #8 │ │ │ │ │ + sbceq r9, r2, r0, asr #8 │ │ │ │ │ strdeq r4, [r3, -r9]! │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r8, asr pc │ │ │ │ │ @ instruction: 0x01234fa5 │ │ │ │ │ @@ -2489452,15 +2489224,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, lsl #10 │ │ │ │ │ @ instruction: 0x01235ca5 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r0, lsr #7 │ │ │ │ │ + sbceq r9, r2, r8, ror r3 │ │ │ │ │ @ instruction: 0x01233b21 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r1, r8, asr #27 │ │ │ │ │ strdeq r4, [r3, -r1]! │ │ │ │ │ @@ -2489470,15 +2489242,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r0, ror r6 │ │ │ │ │ ldrdeq r3, [r3, -r1]! │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r4, r1, r8, fp │ │ │ │ │ + sbceq r4, r1, r0, asr #23 │ │ │ │ │ @ instruction: 0x0123462d │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r1, r8, asr sl │ │ │ │ │ @ instruction: 0x01235e09 │ │ │ │ │ @@ -2489488,15 +2489260,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r8, asr pc │ │ │ │ │ smlawteq r3, r5, r9, r3 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r7, r2, r0, asr #3 │ │ │ │ │ + smulleq r7, r2, r8, r1 │ │ │ │ │ smlawbeq r3, r5, r7, r4 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r0, [r0], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x01234c79 │ │ │ │ │ @@ -2489548,15 +2489320,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, lsl #6 │ │ │ │ │ strdeq r3, [r3, -sp]! │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq fp, [pc], r0 │ │ │ │ │ + adcseq fp, pc, r8, lsl #15 │ │ │ │ │ @ instruction: 0x0123566d │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r5, r3, r8, lsl #5 │ │ │ │ │ @ instruction: 0x0123511d │ │ │ │ │ @@ -2489924,44 +2489696,44 @@ │ │ │ │ │ cmpeq r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r5, -r8] │ │ │ │ │ - tsteq r5, r0, ror #2 │ │ │ │ │ - andle r7, r9, r9, asr #24 │ │ │ │ │ - tsteq r5, r8, lsl #3 │ │ │ │ │ - andle r0, r0, r5, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ │ + tsteq r5, r8, ror #2 │ │ │ │ │ + andle r0, r0, r5, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115a190 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115a198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115a1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115a1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #3 │ │ │ │ │ - tsteq r5, r0, lsl r2 │ │ │ │ │ - eoreq fp, r2, #8, 12 @ 0x800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115a1f8 │ │ │ │ │ + tsteq r5, r8, asr #3 │ │ │ │ │ + eoreq fp, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + tsteq r5, r0, lsl #14 │ │ │ │ │ + andle lr, r1, r9, asr #9 │ │ │ │ │ @ instruction: 0x0115a1d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ tsteq r5, r8, asr #22 │ │ │ │ │ sbceq r8, r3, r8, lsl #5 │ │ │ │ │ @ instruction: 0x0115a1f0 │ │ │ │ │ @@ -2489969,17 +2489741,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #14 │ │ │ │ │ - tsteq r5, r0, lsl #14 │ │ │ │ │ - andle lr, r1, r9, asr #9 │ │ │ │ │ + tsteq r5, r0, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r5, r8, lsr #4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x0115a298 │ │ │ │ │ @@ -2490286,30 +2490058,30 @@ │ │ │ │ │ cmpeq r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115a6d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115a598 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror r5 │ │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ │ + tsteq r5, r8, lsl #14 │ │ │ │ │ andle r0, r0, sl, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #56, 12 @ 0x3800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fe848 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r7 │ │ │ │ │ adcseq r5, fp, r0, lsr r1 │ │ │ │ │ @ instruction: 0x01135eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #32, 12 @ 0x2000000 │ │ │ │ │ ldrsbteq r4, [ip], r8 │ │ │ │ │ @ instruction: 0x012fe848 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ @@ -2490548,15 +2490320,15 @@ │ │ │ │ │ tsteq r5, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror r9 │ │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ │ tsteq r5, r8, ror #16 │ │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r6, r5, r0, asr r1 │ │ │ │ │ + adcseq r6, r5, r0, lsl #3 │ │ │ │ │ tsteq r5, r0, ror #21 │ │ │ │ │ tsteq r5, r8, lsr #22 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r5, r0, ror lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r5, r8, asr fp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @@ -2490669,26 +2490441,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #25 │ │ │ │ │ tsteq r5, r0, lsl #25 │ │ │ │ │ @ instruction: 0x0115acd8 │ │ │ │ │ @ instruction: 0x0115acf8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r5, r0, lsl #26 │ │ │ │ │ - sbceq r7, r0, r8, asr pc │ │ │ │ │ + sbceq r7, r0, r0, lsr pc │ │ │ │ │ tsteq r5, r8, ror #25 │ │ │ │ │ @ instruction: 0x0115ac98 │ │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r5, r8, lsl #26 │ │ │ │ │ @ instruction: 0x012fe848 │ │ │ │ │ tsteq r5, r0, lsl sp │ │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrhteq r1, [r1], r0 │ │ │ │ │ + adcseq r1, r1, r8, lsl #27 │ │ │ │ │ @ instruction: 0x0115acf0 │ │ │ │ │ tsteq r5, r8, lsr sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r5, r0, lsr #26 │ │ │ │ │ tsteq r5, r8, lsr fp │ │ │ │ │ tsteq r5, r8, asr #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2490793,29 +2490565,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #29 │ │ │ │ │ tsteq r5, r0, ror #29 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #30 │ │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ │ @ instruction: 0x0115aef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r7, r8, asr #14 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ - tsteq r5, r0, lsr #5 │ │ │ │ │ - eoreq fp, r2, #80, 12 @ 0x5000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl pc │ │ │ │ │ + tsteq r5, r8, lsl #30 │ │ │ │ │ + eoreq fp, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq r5, r8, lsr #5 │ │ │ │ │ + andle r7, r9, pc, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115b2b0 │ │ │ │ │ + tsteq r5, r0, lsr #5 │ │ │ │ │ tsteq r5, r0, asr #30 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r5, r8, lsr pc │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x0115af90 │ │ │ │ │ @@ -2490862,15 +2490634,15 @@ │ │ │ │ │ @ instruction: 0x0115afb8 │ │ │ │ │ tsteq r5, r8, asr #16 │ │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sp @ │ │ │ │ │ @ instruction: 0x0115b1b8 │ │ │ │ │ @ instruction: 0x0115af98 │ │ │ │ │ - sbcseq r0, r9, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r8, r0, lsl #23 │ │ │ │ │ tsteq r5, r0 │ │ │ │ │ tsteq r5, r8, rrx │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ tsteq r5, r0, rrx │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ @@ -2490962,15 +2490734,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #2 │ │ │ │ │ @ instruction: 0x0115b190 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r5, r8, ror #6 │ │ │ │ │ + adcseq r5, r5, r8, asr #7 │ │ │ │ │ tsteq r5, r0, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl r1 │ │ │ │ │ tsteq r5, r8, lsr #3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r1, r8, asr sl │ │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ │ @@ -2491030,28 +2490802,28 @@ │ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115b1d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #3 │ │ │ │ │ - tsteq r5, r8, lsr #5 │ │ │ │ │ - andle r7, r9, pc, lsl #27 │ │ │ │ │ - @ instruction: 0x0115b2d0 │ │ │ │ │ - andle r0, r0, r5, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115b2b8 │ │ │ │ │ + @ instruction: 0x0115b2b0 │ │ │ │ │ + andle r0, r0, r5, asr #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115b2d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq lr, r8, r7, r4 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115b2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2491063,33 +2490835,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr r3 │ │ │ │ │ - tsteq r5, r8, asr r3 │ │ │ │ │ - eoreq fp, r2, #152, 12 @ 0x9800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r3 │ │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ │ + eoreq fp, r2, #176, 12 @ 0xb000000 │ │ │ │ │ + tsteq r5, r0, ror #6 │ │ │ │ │ + andle sp, r1, ip, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01158598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #6 │ │ │ │ │ - tsteq r5, r0, ror #6 │ │ │ │ │ - andle sp, r1, ip, asr #23 │ │ │ │ │ - tsteq r5, r0, ror r4 │ │ │ │ │ - andle r0, r0, r8, ror r4 │ │ │ │ │ + tsteq r5, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ │ + tsteq r5, r8, ror #6 │ │ │ │ │ + andle r0, r0, r8, ror r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ tsteq r5, r8, lsl #7 │ │ │ │ │ addeq ip, r4, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2491145,35 +2490917,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #8 │ │ │ │ │ tsteq r5, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, sp, r8, asr r5 │ │ │ │ │ tsteq fp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115b490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115b498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #9 │ │ │ │ │ @ instruction: 0x0115b4b8 │ │ │ │ │ - tsteq r5, r0, lsr r5 │ │ │ │ │ - eoreq fp, r2, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq fp, r2, #248, 12 @ 0xf800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #9 │ │ │ │ │ + tsteq r5, r8, lsr r5 │ │ │ │ │ + andle r8, r9, r9, lsr #15 │ │ │ │ │ @ instruction: 0x0115b4d0 │ │ │ │ │ adceq pc, r2, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115b4d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r0, r6, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2491193,33 +2490965,33 @@ │ │ │ │ │ tsteq r5, r8, lsl r5 │ │ │ │ │ tsteq fp, r0, lsr #15 │ │ │ │ │ tsteq r5, r0, lsr #10 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #10 │ │ │ │ │ - tsteq r5, r8, lsr r5 │ │ │ │ │ - andle r8, r9, r9, lsr #15 │ │ │ │ │ - tsteq r5, r0, ror r5 │ │ │ │ │ - andle r0, r0, r7, lsr #1 │ │ │ │ │ + tsteq r5, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ + tsteq r5, r0, asr #10 │ │ │ │ │ + andle r0, r0, r7, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #16, 14 @ 0x400000 │ │ │ │ │ @ instruction: 0x01155df8 │ │ │ │ │ tsteq r6, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01160290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011589d8 │ │ │ │ │ @ instruction: 0x0115b598 │ │ │ │ │ @@ -2491625,15 +2491397,15 @@ │ │ │ │ │ @ instruction: 0x0115bbd8 │ │ │ │ │ sbceq r4, r3, r0, lsl r2 │ │ │ │ │ tsteq r5, r0, asr #23 │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #24 │ │ │ │ │ + tsteq r5, r0, lsl #25 │ │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl #24 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r4, r0, lsr #8 │ │ │ │ │ ldrshteq fp, [r4], r8 │ │ │ │ │ adcseq r9, r6, r8, lsr #7 │ │ │ │ │ @@ -2491654,34 +2491426,34 @@ │ │ │ │ │ umullseq r0, sp, r0, r9 │ │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0115bc98 │ │ │ │ │ - eoreq fp, r2, #40, 14 @ 0xa00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #25 │ │ │ │ │ + tsteq r5, r8, ror #24 │ │ │ │ │ + eoreq fp, r2, #64, 14 @ 0x1000000 │ │ │ │ │ + tsteq r5, r0, lsr #25 │ │ │ │ │ + andle r2, r4, ip, lsl r5 │ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, asr #2 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115bc90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #25 │ │ │ │ │ - tsteq r5, r0, lsr #25 │ │ │ │ │ - andle r2, r4, ip, lsl r5 │ │ │ │ │ - tsteq r5, r0, lsl #26 │ │ │ │ │ - andle r0, r0, pc, ror r0 │ │ │ │ │ + @ instruction: 0x0115bc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #25 │ │ │ │ │ + tsteq r5, r8, lsr #25 │ │ │ │ │ + andle r0, r0, pc, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #88, 14 @ 0x1600000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115bcf0 │ │ │ │ │ @ instruction: 0x0115bcb8 │ │ │ │ │ @@ -2491693,29 +2491465,29 @@ │ │ │ │ │ tsteq r1, r8, lsr #23 │ │ │ │ │ tsteq r5, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115bcf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #27 │ │ │ │ │ + tsteq r5, r8, ror #27 │ │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ tsteq r5, r0, asr sp │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2491748,80 +2491520,80 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115bdb0 │ │ │ │ │ @ instruction: 0x0115bdd0 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115bd98 │ │ │ │ │ - tsteq r5, r0, lsl #28 │ │ │ │ │ - eoreq fp, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #27 │ │ │ │ │ + tsteq r5, r0, ror #27 │ │ │ │ │ + eoreq fp, r2, #136, 14 @ 0x2200000 │ │ │ │ │ + tsteq r5, r8, lsl lr │ │ │ │ │ + andle r2, r4, sp, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115bdf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115bdf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #28 │ │ │ │ │ - tsteq r5, r8, lsl lr │ │ │ │ │ - andle r2, r4, sp, lsl r4 │ │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr #28 │ │ │ │ │ tsteq r5, r0, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ │ - tsteq r5, r0, asr #28 │ │ │ │ │ + tsteq r5, r0, lsr #28 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #29 │ │ │ │ │ - tsteq r5, r0, lsr #29 │ │ │ │ │ - eoreq fp, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #29 │ │ │ │ │ + tsteq r5, r0, lsl #29 │ │ │ │ │ + eoreq fp, r2, #208, 14 @ 0x3400000 │ │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ │ + andle r2, r4, sp, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115be90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115be98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115beb0 │ │ │ │ │ - tsteq r5, r8, lsr #29 │ │ │ │ │ - andle r2, r4, sp, lsl r2 │ │ │ │ │ - @ instruction: 0x0115bfd0 │ │ │ │ │ - andle r0, r0, sp, lsl #1 │ │ │ │ │ + tsteq r5, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115beb8 │ │ │ │ │ + @ instruction: 0x0115beb0 │ │ │ │ │ + andle r0, r0, sp, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115bed8 │ │ │ │ │ @ instruction: 0x0115bed0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0117a198 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #31 │ │ │ │ │ + @ instruction: 0x0115bfd0 │ │ │ │ │ tsteq r5, r8, ror #29 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ tsteq r5, r8, lsl #30 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r5, r0, lsl #30 │ │ │ │ │ @@ -2491874,16 +2491646,16 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #31 │ │ │ │ │ tsteq r5, r8, asr #31 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #208, 14 @ 0x3400000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #31 │ │ │ │ │ tsteq r5, r0, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, asr #32 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115bff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2492915,39 +2492687,39 @@ │ │ │ │ │ adcseq r0, r4, r0, lsl #23 │ │ │ │ │ tsteq r5, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #32 │ │ │ │ │ - tsteq r5, r8, asr #32 │ │ │ │ │ - eoreq fp, r2, #0, 16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ │ + tsteq r5, r8, lsr #32 │ │ │ │ │ + eoreq fp, r2, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq r5, r0, asr r0 │ │ │ │ │ + andle r5, r9, sp, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr r0 │ │ │ │ │ - tsteq r5, r0, asr r0 │ │ │ │ │ - andle r5, r9, sp, lsl #24 │ │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ │ - andle r0, r0, sp, lsl sp │ │ │ │ │ + tsteq r5, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, rrx │ │ │ │ │ + tsteq r5, r8, asr r0 │ │ │ │ │ + andle r0, r0, sp, lsl sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ │ @ instruction: 0x0115d090 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ strhteq r1, [sp], r0 │ │ │ │ │ tsteq r7, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2493023,15 +2492795,15 @@ │ │ │ │ │ @ instruction: 0x0115d1b8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115d198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115d2d0 │ │ │ │ │ + @ instruction: 0x0115d2d8 │ │ │ │ │ @ instruction: 0x0115d1d8 │ │ │ │ │ addseq r8, fp, r8, asr pc │ │ │ │ │ tsteq r5, r0, ror #3 │ │ │ │ │ addseq r8, fp, r0, lsl #31 │ │ │ │ │ tsteq r5, r8, ror #3 │ │ │ │ │ ldrhteq r9, [sl], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2493084,44 +2492856,44 @@ │ │ │ │ │ tsteq r5, r0, lsl #5 │ │ │ │ │ @ instruction: 0x0115d2b0 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr r2 │ │ │ │ │ ldrsbteq sp, [r0], r8 │ │ │ │ │ @ instruction: 0x011b8890 │ │ │ │ │ - @ instruction: 0x0115d2f0 │ │ │ │ │ - eoreq fp, r2, #72, 16 @ 0x480000 │ │ │ │ │ + @ instruction: 0x0115d2d0 │ │ │ │ │ + eoreq fp, r2, #96, 16 @ 0x600000 │ │ │ │ │ @ instruction: 0x01150690 │ │ │ │ │ cmpeq r6, r8, lsr #21 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115d2d8 │ │ │ │ │ + @ instruction: 0x0115d2f8 │ │ │ │ │ + @ instruction: 0xd00426b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #6 │ │ │ │ │ - @ instruction: 0x0115d2f8 │ │ │ │ │ - @ instruction: 0xd00426b0 │ │ │ │ │ - tsteq r5, r0, lsr r3 │ │ │ │ │ - mulle r0, r7, r0 │ │ │ │ │ + @ instruction: 0x0115d2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ │ + tsteq r5, r0, lsl #6 │ │ │ │ │ + mulle r0, r7, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r1, r0, ror #19 │ │ │ │ │ @ instruction: 0x0115d1d0 │ │ │ │ │ tsteq r5, r0, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, pc, r8, lsl r4 @ │ │ │ │ │ @@ -2493143,77 +2492915,77 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #7 │ │ │ │ │ @ instruction: 0x0115d390 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115d3d8 │ │ │ │ │ @ instruction: 0x0115d3d0 │ │ │ │ │ - @ instruction: 0x0115d3f0 │ │ │ │ │ - eoreq fp, r2, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq fp, r2, #168, 16 @ 0xa80000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror #4 │ │ │ │ │ tsteq r5, r8, asr #7 │ │ │ │ │ addeq r9, r1, r8, lsr ip │ │ │ │ │ @ instruction: 0x0115d3b8 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115d3d8 │ │ │ │ │ + @ instruction: 0x0115d3f8 │ │ │ │ │ + andle r2, r4, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #8 │ │ │ │ │ - @ instruction: 0x0115d3f8 │ │ │ │ │ - andle r2, r4, r0, asr r7 │ │ │ │ │ - tsteq r5, r0, asr #8 │ │ │ │ │ - andle r0, r0, lr, ror r0 │ │ │ │ │ + @ instruction: 0x0115d3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #8 │ │ │ │ │ + tsteq r5, r0, lsl #8 │ │ │ │ │ + andle r0, r0, lr, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r4 │ │ │ │ │ tsteq r5, r8, lsl r4 │ │ │ │ │ tsteq r5, r0, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ │ adcseq pc, pc, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr r5 │ │ │ │ │ + tsteq r5, r0, ror r5 │ │ │ │ │ tsteq r5, r0, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b88f0 │ │ │ │ │ @ instruction: 0x0115d190 │ │ │ │ │ cmpeq r1, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0115d498 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b88f0 │ │ │ │ │ - tsteq r5, r8, lsl #11 │ │ │ │ │ - eoreq fp, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + tsteq r5, r0, asr r5 │ │ │ │ │ + eoreq fp, r2, #240, 16 @ 0xf00000 │ │ │ │ │ @ instruction: 0x0115d4b0 │ │ │ │ │ @ instruction: 0x01130198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ │ tsteq r5, r8, asr #9 │ │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2493248,42 +2493020,42 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ │ tsteq r5, r8, asr #10 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror r5 │ │ │ │ │ + @ instruction: 0x0115d590 │ │ │ │ │ + ldrdle r2, [r4], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r6, #-160] @ 0xffffff60 @ │ │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, ip, r8, ror sp │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115d598 │ │ │ │ │ - @ instruction: 0x0115d590 │ │ │ │ │ - ldrdle r2, [r4], -r7 │ │ │ │ │ - @ instruction: 0x0115d5b8 │ │ │ │ │ - andle r0, r0, lr, ror r0 │ │ │ │ │ + tsteq r5, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x0115d598 │ │ │ │ │ + andle r0, r0, lr, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115d5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115d5b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #11 │ │ │ │ │ @ instruction: 0x0115d5d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r4, [r2], r8 │ │ │ │ │ @@ -2493295,39 +2493067,39 @@ │ │ │ │ │ @ instruction: 0x0115d5f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01164dd8 │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl r6 │ │ │ │ │ - tsteq r5, r8, lsr r6 │ │ │ │ │ - eoreq fp, r2, #32, 18 @ 0x80000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #12 │ │ │ │ │ + tsteq r5, r8, lsl r6 │ │ │ │ │ + eoreq fp, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + tsteq r5, r0, asr #12 │ │ │ │ │ + @ instruction: 0xd00422b3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #12 │ │ │ │ │ - tsteq r5, r0, asr #12 │ │ │ │ │ - @ instruction: 0xd00422b3 │ │ │ │ │ - tsteq r5, r8, ror #12 │ │ │ │ │ - mulle r0, r9, r0 │ │ │ │ │ + tsteq r5, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r6 │ │ │ │ │ + tsteq r5, r8, asr #12 │ │ │ │ │ + mulle r0, r9, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #14 │ │ │ │ │ @ instruction: 0x0115d690 │ │ │ │ │ @@ -2493403,51 +2493175,51 @@ │ │ │ │ │ tsteq pc, r8, ror pc @ │ │ │ │ │ ldrsheq pc, [r6, #-168] @ 0xffffff58 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115d7b8 │ │ │ │ │ smlabteq lr, r8, r9, sp │ │ │ │ │ cmpeq r6, r0, lsr #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115d7d0 │ │ │ │ │ + @ instruction: 0x0115d7d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #22 @ │ │ │ │ │ - @ instruction: 0x0115d7f0 │ │ │ │ │ - eoreq fp, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115d7d8 │ │ │ │ │ + @ instruction: 0x0115d7d0 │ │ │ │ │ + eoreq fp, r2, #128, 18 @ 0x200000 │ │ │ │ │ + @ instruction: 0x0115d7f8 │ │ │ │ │ + andle r2, r4, r4, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #16 │ │ │ │ │ - @ instruction: 0x0115d7f8 │ │ │ │ │ - andle r2, r4, r4, lsr #11 │ │ │ │ │ - tsteq r5, r8, asr #16 │ │ │ │ │ - andle r0, r0, sp, ror r0 │ │ │ │ │ + @ instruction: 0x0115d7f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ + tsteq r5, r0, lsl #16 │ │ │ │ │ + andle r0, r0, sp, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #16 │ │ │ │ │ + tsteq r5, r8, asr #16 │ │ │ │ │ tsteq r5, r8, lsr r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r5, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r8, lsl #5 │ │ │ │ │ tsteq r5, r0, asr #16 │ │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r0, #-0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #128, 18 @ 0x200000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror #16 │ │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq sl, [r5], r8 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2493519,15 +2493291,15 @@ │ │ │ │ │ tsteq r5, r8, ror r9 │ │ │ │ │ sbceq r8, r0, r8, ror #3 │ │ │ │ │ tsteq r5, r0, ror #18 │ │ │ │ │ tsteq r5, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115d8f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #20 │ │ │ │ │ + tsteq r5, r0, lsl #21 │ │ │ │ │ tsteq r5, r8, lsr #20 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ tsteq r5, r0, lsr #19 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r2, r1, r8, lsr #1 │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ @ instruction: 0x0115d9b0 │ │ │ │ │ @@ -2493568,46 +2493340,46 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr #20 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ │ adcseq r0, pc, r0, lsr #10 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ - @ instruction: 0x0115da98 │ │ │ │ │ - eoreq fp, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + tsteq r5, r0, ror #20 │ │ │ │ │ + eoreq fp, r2, #200, 18 @ 0x320000 │ │ │ │ │ adcseq r3, r5, r8, lsr #7 │ │ │ │ │ cmpeq r6, r0, ror fp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #21 │ │ │ │ │ + tsteq r5, r0, lsr #21 │ │ │ │ │ + mulle r2, r5, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0156fb98 │ │ │ │ │ tsteq r5, r8, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, ror r9 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115da90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #21 │ │ │ │ │ - tsteq r5, r0, lsr #21 │ │ │ │ │ - mulle r2, r5, fp │ │ │ │ │ - tsteq r5, r8, asr #21 │ │ │ │ │ - andle r0, r0, fp, ror r0 │ │ │ │ │ + @ instruction: 0x0115da98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dab0 │ │ │ │ │ + tsteq r5, r8, lsr #21 │ │ │ │ │ + andle r0, r0, fp, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dad0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115daf0 │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq ip, [r0], r0 │ │ │ │ │ @@ -2493657,15 +2493429,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #23 │ │ │ │ │ tsteq r5, r0, lsr r9 │ │ │ │ │ @ instruction: 0x012fe8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dbb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #24 │ │ │ │ │ + tsteq r5, r0, lsl ip │ │ │ │ │ tsteq r5, r0, asr #23 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq pc, [r0], r8 @ │ │ │ │ │ tsteq r5, r0, lsl #23 │ │ │ │ │ adcseq lr, ip, r8, lsl r6 │ │ │ │ │ @ instruction: 0x012fe8b8 │ │ │ │ │ @ instruction: 0x0115dbd8 │ │ │ │ │ @@ -2493676,54 +2493448,54 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0115dbd0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0115dbf8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r5, r0, ror #23 │ │ │ │ │ adcseq r9, r9, r8, lsl #5 │ │ │ │ │ - tsteq r5, r8, asr #24 │ │ │ │ │ - eoreq fp, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl ip │ │ │ │ │ + tsteq r5, r8, lsl #24 │ │ │ │ │ + eoreq fp, r2, #16, 20 @ 0x10000 │ │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ │ + andle r5, r8, ip, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #24 │ │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #24 │ │ │ │ │ tsteq r5, r8, lsr ip │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr ip │ │ │ │ │ - tsteq r5, r0, asr ip │ │ │ │ │ - andle r5, r8, ip, lsr #9 │ │ │ │ │ - @ instruction: 0x0115dc98 │ │ │ │ │ - andle r0, r0, r9, asr #3 │ │ │ │ │ + tsteq r5, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror ip │ │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ │ + andle r0, r0, r9, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #40, 20 @ 0x28000 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dc90 │ │ │ │ │ tsteq r5, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq lr, [fp], r8 │ │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115dc98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dcb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #16, 20 @ 0x10000 │ │ │ │ │ tsteq r5, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, ror #6 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dcb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2493731,98 +2493503,98 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dcd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dcd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115dcf8 │ │ │ │ │ @ instruction: 0x0115dcf0 │ │ │ │ │ - tsteq r5, r0, lsl sp │ │ │ │ │ - eoreq fp, r2, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq fp, r2, #88, 20 @ 0x58000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115dcf8 │ │ │ │ │ + tsteq r5, r0, lsr sp │ │ │ │ │ + andle fp, r1, r3, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr sp │ │ │ │ │ - tsteq r5, r0, lsr sp │ │ │ │ │ - andle fp, r1, r3, lsr r8 │ │ │ │ │ + tsteq r5, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr sp │ │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ - tsteq r5, r0, ror sp │ │ │ │ │ + tsteq r5, r8, lsr sp │ │ │ │ │ andle r0, r0, sl, lsl #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r5, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq pc, r8, r3, pc @ │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dd90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115dd98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115ddb0 │ │ │ │ │ - @ instruction: 0x0115ddf0 │ │ │ │ │ - eoreq fp, r2, #136, 20 @ 0x88000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #27 │ │ │ │ │ + @ instruction: 0x0115ddb0 │ │ │ │ │ + eoreq fp, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + @ instruction: 0x0115ddf8 │ │ │ │ │ + andle fp, r1, lr, asr #18 │ │ │ │ │ tsteq r5, r0, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, asr r9 │ │ │ │ │ @ instruction: 0x011b8ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115ddd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #27 │ │ │ │ │ tsteq r5, r0, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsr #5 │ │ │ │ │ @ instruction: 0x011b8ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #28 │ │ │ │ │ - @ instruction: 0x0115ddf8 │ │ │ │ │ - andle fp, r1, lr, asr #18 │ │ │ │ │ - tsteq r5, r0, lsr #28 │ │ │ │ │ - andle r0, r0, r5, lsl #8 │ │ │ │ │ + @ instruction: 0x0115ddf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #28 │ │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ │ + andle r0, r0, r5, lsl #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #160, 20 @ 0xa0000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fe8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ @@ -2493831,41 +2493603,41 @@ │ │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r1, r0, asr #31 │ │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #29 │ │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ tsteq r5, r8, lsl #9 │ │ │ │ │ ldrdeq r7, [r8], #80 @ 0x50 @ │ │ │ │ │ @ instruction: 0x0115de90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ - tsteq r5, r0, asr #29 │ │ │ │ │ - eoreq fp, r2, #208, 20 @ 0xd0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #29 │ │ │ │ │ + tsteq r5, r0, lsr #29 │ │ │ │ │ + eoreq fp, r2, #232, 20 @ 0xe8000 │ │ │ │ │ + tsteq r5, r8, asr #29 │ │ │ │ │ + andle fp, r2, r1, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115deb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115deb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115ded0 │ │ │ │ │ - tsteq r5, r8, asr #29 │ │ │ │ │ - andle fp, r2, r1, ror #13 │ │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ │ - andle r0, r0, r9, ror #2 │ │ │ │ │ + tsteq r5, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115ded8 │ │ │ │ │ + @ instruction: 0x0115ded0 │ │ │ │ │ + andle r0, r0, r9, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ │ tsteq r5, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115def8 │ │ │ │ │ @@ -2493875,17 +2493647,17 @@ │ │ │ │ │ tsteq r5, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq sp, r0, r5, r6 │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ tsteq r5, r0, lsl #29 │ │ │ │ │ strdeq r7, [r0], #168 @ 0xa8 │ │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ │ @@ -2493932,15 +2493704,15 @@ │ │ │ │ │ tsteq r5, r8, ror #31 │ │ │ │ │ @ instruction: 0x0115dff0 │ │ │ │ │ sbceq r2, r3, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115dff8 │ │ │ │ │ tsteq r5, r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ - sbcseq r8, r5, r0, lsl #23 │ │ │ │ │ + sbcseq r0, r6, r0, lsl #23 │ │ │ │ │ tsteq r5, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01406990 │ │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r5, r0, lsl r1 │ │ │ │ │ tsteq r5, r8, lsr #32 │ │ │ │ │ @@ -2494015,19 +2493787,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr r1 │ │ │ │ │ - tsteq r5, r0, lsr #3 │ │ │ │ │ - eoreq fp, r2, #24, 22 @ 0x6000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #3 │ │ │ │ │ + tsteq r5, r8, asr r1 │ │ │ │ │ + eoreq fp, r2, #48, 22 @ 0xc000 │ │ │ │ │ + @ instruction: 0x0115e1b8 │ │ │ │ │ + andle r8, r3, r8, ror pc │ │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r2, r8, lsr #1 │ │ │ │ │ tsteq r5, r0, lsl #3 │ │ │ │ │ @@ -2494035,81 +2493807,81 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #3 │ │ │ │ │ - @ instruction: 0x0115e1b8 │ │ │ │ │ - andle r8, r3, r8, ror pc │ │ │ │ │ + tsteq r5, r0, lsr #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #3 │ │ │ │ │ @ instruction: 0x0115e1b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r8, asr r2 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ - tsteq r5, r0, ror #3 │ │ │ │ │ + tsteq r5, r0, asr #3 │ │ │ │ │ andle r0, r0, pc, ror #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e1f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #48, 22 @ 0xc000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e1f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr r2 │ │ │ │ │ - tsteq r5, r8, asr r2 │ │ │ │ │ - eoreq fp, r2, #96, 22 @ 0x18000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #4 │ │ │ │ │ + tsteq r5, r0, lsr r2 │ │ │ │ │ + eoreq fp, r2, #120, 22 @ 0x1e000 │ │ │ │ │ + tsteq r5, r0, ror #4 │ │ │ │ │ + andle r5, r8, sl, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #4 │ │ │ │ │ - tsteq r5, r0, ror #4 │ │ │ │ │ - andle r5, r8, sl, ror r6 │ │ │ │ │ - tsteq r5, r0, lsr #5 │ │ │ │ │ - mulle r0, r1, r1 │ │ │ │ │ + tsteq r5, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r2 │ │ │ │ │ + tsteq r5, r8, ror #4 │ │ │ │ │ + mulle r0, r1, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #144, 22 @ 0x24000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e298 │ │ │ │ │ @ instruction: 0x0115e290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq sp, [r5], r8 │ │ │ │ │ + adcseq sp, r5, r8, lsl #27 │ │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e2b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #120, 22 @ 0x1e000 │ │ │ │ │ @ instruction: 0x0115e2b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2494155,15 +2493927,15 @@ │ │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ │ @ instruction: 0x0115e2f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #7 │ │ │ │ │ + @ instruction: 0x0115e3d0 │ │ │ │ │ tsteq r5, r8, lsl #7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r5, r1, r8, asr #1 │ │ │ │ │ tsteq r5, r0, asr r3 │ │ │ │ │ @ instruction: 0x0115e398 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ │ @@ -2494172,40 +2493944,40 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0115e390 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0115e3b8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r5, r0, lsr #7 │ │ │ │ │ sbceq sl, r2, r8, lsr #1 │ │ │ │ │ - tsteq r5, r0, lsl #8 │ │ │ │ │ - eoreq fp, r2, #168, 22 @ 0x2a000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115e3d0 │ │ │ │ │ + tsteq r5, r8, asr #7 │ │ │ │ │ + eoreq fp, r2, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq r5, r8, lsl r4 │ │ │ │ │ + andle lr, fp, r2, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r0, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e3f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr #8 │ │ │ │ │ + tsteq r5, r0, lsl #8 │ │ │ │ │ adcseq lr, r9, r0, ror #3 │ │ │ │ │ cmpeq r0, r0, lsl #16 │ │ │ │ │ - tsteq r5, r8, lsl r4 │ │ │ │ │ - andle lr, fp, r2, ror r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr r4 │ │ │ │ │ tsteq r5, r0, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsl #27 │ │ │ │ │ @ instruction: 0x011b8b90 │ │ │ │ │ - tsteq r5, r8, lsl #13 │ │ │ │ │ + tsteq r5, r0, lsr #8 │ │ │ │ │ andle r0, r0, sl, lsl #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r5, r0, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2494349,17 +2494121,17 @@ │ │ │ │ │ tsteq r5, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e690 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2494367,49 +2494139,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115e6d8 │ │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ │ - eoreq fp, r2, #240, 22 @ 0x3c000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #13 │ │ │ │ │ + @ instruction: 0x0115e6d8 │ │ │ │ │ + eoreq fp, r2, #8, 24 @ 0x800 │ │ │ │ │ + tsteq r5, r0, lsr #14 │ │ │ │ │ + mulle fp, r5, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ tsteq r5, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, lsl #21 │ │ │ │ │ adcseq r3, r0, r8, asr #17 │ │ │ │ │ @ instruction: 0x011b8bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsr #14 │ │ │ │ │ - tsteq r5, r0, lsr #14 │ │ │ │ │ - mulle fp, r5, fp │ │ │ │ │ - tsteq r5, r0, asr r7 │ │ │ │ │ - andle r0, r0, r5, lsl #4 │ │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr r7 │ │ │ │ │ + tsteq r5, r8, lsr #14 │ │ │ │ │ + andle r0, r0, r5, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #32, 24 @ 0x2000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2494419,28 +2494191,28 @@ │ │ │ │ │ addeq r1, r3, r0, asr #28 │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #15 │ │ │ │ │ + tsteq r5, r0, ror #15 │ │ │ │ │ tsteq r5, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq pc, r8, r3, r3 @ │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ - tsteq r5, r0, asr #19 │ │ │ │ │ - eoreq fp, r2, #56, 24 @ 0x3800 │ │ │ │ │ + tsteq r5, r0, asr #15 │ │ │ │ │ + eoreq fp, r2, #80, 24 @ 0x5000 │ │ │ │ │ addeq r8, r1, r8, asr lr │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror #15 │ │ │ │ │ + tsteq r5, r8, asr #19 │ │ │ │ │ + andle lr, r8, r9, lsr r5 │ │ │ │ │ @ instruction: 0x0115e7d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r0, asr r2 @ │ │ │ │ │ + adceq sp, pc, r0, lsl #5 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e9b0 │ │ │ │ │ @@ -2494553,31 +2494325,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01407198 │ │ │ │ │ tsteq r5, r8, lsr #19 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115e9d0 │ │ │ │ │ + tsteq r5, r0, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - tsteq r5, r8, asr #19 │ │ │ │ │ - andle lr, r8, r9, lsr r5 │ │ │ │ │ - @ instruction: 0x0115e9f0 │ │ │ │ │ - andle r2, r0, sp, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e9d8 │ │ │ │ │ + @ instruction: 0x0115e9d0 │ │ │ │ │ + andle r2, r0, sp, lsr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115e9f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115e9f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r0, #-120] @ 0xffffff88 │ │ │ │ │ tsteq r5, r0, lsl sl │ │ │ │ │ ldrhteq r9, [sl], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2494600,15 +2494372,15 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, fp, r8, ror r7 @ │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ ldrdeq r7, [r0, #-120] @ 0xffffff88 │ │ │ │ │ tsteq r5, r0, ror sl │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq fp, r5, r0, lsl #17 │ │ │ │ │ + ldrhteq fp, [r5], r0 │ │ │ │ │ tsteq r5, r0, ror #20 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ sbceq r9, r0, r0, asr #18 │ │ │ │ │ tsteq r5, r8, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0115ea90 │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ @@ -2494616,15 +2494388,15 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r5, r0, asr #21 │ │ │ │ │ sbceq pc, r2, r0, lsl #26 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ ldrdeq r7, [r0, #-120] @ 0xffffff88 │ │ │ │ │ @ instruction: 0x0115eab0 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq r5, r5, r8, ror r5 │ │ │ │ │ + adcseq r5, r5, r8, lsr #11 │ │ │ │ │ tsteq r5, r0, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ tsteq r5, r8, asr #21 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0115ead0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -2494632,15 +2494404,15 @@ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r5, r0, asr fp │ │ │ │ │ @ instruction: 0x0115eaf8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ ldrdeq r7, [r0, #-120] @ 0xffffff88 │ │ │ │ │ @ instruction: 0x0115eaf0 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - ldrhteq sp, [r5], r8 │ │ │ │ │ + adcseq sp, r5, r8, lsl r2 │ │ │ │ │ tsteq r5, r0, ror #21 │ │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ │ addeq r1, r1, r8 │ │ │ │ │ tsteq r5, r0, lsl fp │ │ │ │ │ ldrhteq pc, [sl], #112 @ 0x70 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ @@ -2494716,15 +2494488,15 @@ │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq pc, sl, r0, lsr #22 │ │ │ │ │ andle r0, r0, r7 │ │ │ │ │ ldrdeq r7, [r0, #-120] @ 0xffffff88 │ │ │ │ │ tsteq r5, r0, asr #24 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - ldrshteq lr, [r5], r0 │ │ │ │ │ + adcseq lr, r5, r0, lsr #2 │ │ │ │ │ tsteq r5, r0, lsr ip │ │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ │ tsteq r5, r8, asr ip │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ @@ -2494851,15 +2494623,15 @@ │ │ │ │ │ tsteq r5, r0, ror lr │ │ │ │ │ rscseq pc, sl, r8, lsr #21 │ │ │ │ │ tsteq r5, r0, ror #28 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r4, r0, lsl #31 │ │ │ │ │ + adcseq r0, r4, r8, lsr #31 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ tsteq r5, r0, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2494921,50 +2494693,50 @@ │ │ │ │ │ tsteq r5, r0, ror #30 │ │ │ │ │ rsceq r6, r9, r8, ror r8 │ │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #31 │ │ │ │ │ - tsteq r5, r0, lsr #31 │ │ │ │ │ - eoreq fp, r2, #128, 24 @ 0x8000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #31 │ │ │ │ │ + tsteq r5, r0, lsl #31 │ │ │ │ │ + eoreq fp, r2, #152, 24 @ 0x9800 │ │ │ │ │ + tsteq r5, r8, lsr #31 │ │ │ │ │ + andle r2, r2, pc, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115ef90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115ef98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115efb0 │ │ │ │ │ - tsteq r5, r8, lsr #31 │ │ │ │ │ - andle r2, r2, pc, ror lr │ │ │ │ │ - tsteq r5, r0, lsl #1 @ │ │ │ │ │ - andle r0, r0, sl, rrx │ │ │ │ │ + tsteq r5, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115efb8 │ │ │ │ │ + @ instruction: 0x0115efb0 │ │ │ │ │ + andle r0, r0, sl, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #1 @ │ │ │ │ │ + tsteq r5, r0, lsl #1 @ │ │ │ │ │ @ instruction: 0x0115efd8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r7, ip, r0, lsr #4 │ │ │ │ │ + adceq r7, ip, r0, asr r2 │ │ │ │ │ tsteq r3, r8, lsl lr │ │ │ │ │ tsteq r5, r8, ror #31 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x0115efd0 │ │ │ │ │ tsteq r5, r0, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ tsteq r5, r8, lsr r0 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ - sbcseq r8, r0, r0, lsl #23 │ │ │ │ │ + sbcseq r0, r0, r0, lsl #23 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ @ instruction: 0x0115eff8 │ │ │ │ │ teqeq r0, r8, asr r0 │ │ │ │ │ tsteq r5, r8 @ │ │ │ │ │ teqeq r0, r0, lsr r0 │ │ │ │ │ tsteq r5, r0, lsr #32 @ │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ @@ -2494988,16 +2494760,16 @@ │ │ │ │ │ tsteq r5, r0, asr r0 @ │ │ │ │ │ tsteq r5, r0, ror r0 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r5, r8, ror r0 @ │ │ │ │ │ strdeq r4, [r0], #8 │ │ │ │ │ tsteq r5, r0, rrx @ │ │ │ │ │ tsteq r5, r0, lsl r0 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #152, 24 @ 0x9800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [r5, -r8] @ │ │ │ │ │ tsteq r5, r0, lsr #1 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq ip, r0, r8, asr #16 │ │ │ │ │ @@ -2495009,27 +2494781,27 @@ │ │ │ │ │ tsteq r5, r0, asr #1 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r5, r8, lsr #1 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbeq pc, [r5, -r0] @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrheq pc, [r5, -r8] @ │ │ │ │ │ - adcseq r0, r4, r0, lsl #31 │ │ │ │ │ + adcseq r0, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [r5, -r0] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #2 @ │ │ │ │ │ - tsteq r5, r8, asr #2 @ │ │ │ │ │ - eoreq fp, r2, #200, 24 @ 0xc800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #2 @ │ │ │ │ │ + tsteq r5, r0, lsl #2 @ │ │ │ │ │ + eoreq fp, r2, #224, 24 @ 0xe000 │ │ │ │ │ + tsteq r5, r0, asr r1 @ │ │ │ │ │ + andle r2, r2, sl, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #2 @ │ │ │ │ │ tsteq r5, r8, lsl r1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r8, r8, ror r4 │ │ │ │ │ @ instruction: 0x011b8c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2495037,21 +2494809,21 @@ │ │ │ │ │ tsteq r5, r0, lsr r1 @ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r5, r8, asr #1 @ │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr r1 @ │ │ │ │ │ - tsteq r5, r0, asr r1 @ │ │ │ │ │ - andle r2, r2, sl, ror #29 │ │ │ │ │ - tsteq r5, r8, lsr #3 @ │ │ │ │ │ - andle r0, r0, sp, lsr r0 │ │ │ │ │ + tsteq r5, r8, asr #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #2 @ │ │ │ │ │ + tsteq r5, r8, asr r1 @ │ │ │ │ │ + andle r0, r0, sp, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, lsr #6 │ │ │ │ │ tsteq r5, r0, lsl #3 @ │ │ │ │ │ @@ -2495061,69 +2494833,69 @@ │ │ │ │ │ @ instruction: 0x0115f190 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq r5, r8, lsr #2 @ │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsr #3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f1b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsl #4 @ │ │ │ │ │ @ instruction: 0x0115f1f8 │ │ │ │ │ - tsteq r5, r8, lsl r2 @ │ │ │ │ │ - eoreq fp, r2, #16, 26 @ 0x400 │ │ │ │ │ + eoreq fp, r2, #40, 26 @ 0xa00 │ │ │ │ │ @ instruction: 0x0115f1f0 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r4, [r0], #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl #4 @ │ │ │ │ │ + tsteq r5, r0, lsr #4 @ │ │ │ │ │ + andle r2, r7, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl r2 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, asr #4 @ │ │ │ │ │ tsteq r5, r8, lsr r2 @ │ │ │ │ │ - tsteq r5, r0, lsr #4 @ │ │ │ │ │ - andle r2, r7, r8, lsr r1 │ │ │ │ │ - tsteq r5, r8, ror r2 @ │ │ │ │ │ andle r0, r0, r1, lsl r2 │ │ │ │ │ tsteq r5, r0, lsr r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ @ instruction: 0x011b8cb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, asr #4 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #4 @ │ │ │ │ │ tsteq r5, r0, asr r2 @ │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ tsteq r5, r8, ror #3 @ │ │ │ │ │ strdeq r4, [r0], #8 │ │ │ │ │ tsteq r5, r0, ror #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, pc, r8, asr #30 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror r2 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #5 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2495143,17 +2494915,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140e198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, lsr r4 @ │ │ │ │ │ tsteq r5, r8, lsr #8 @ │ │ │ │ │ - tsteq r5, r0, ror r8 @ │ │ │ │ │ - eoreq fp, r2, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq fp, r2, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r5, r0, lsl #6 @ │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r5, r0, lsl r3 @ │ │ │ │ │ @ instruction: 0x0115f2f8 │ │ │ │ │ tsteq r5, r0, lsr #8 @ │ │ │ │ │ @@ -2495222,16 +2494994,16 @@ │ │ │ │ │ @ instruction: 0x0115f3d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr #6 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsr r4 @ │ │ │ │ │ + tsteq r5, r8, lsl #17 @ │ │ │ │ │ + strdle r2, [r8], -pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #16 @ │ │ │ │ │ tsteq r5, r0, asr #8 @ │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r5, r8, lsr #5 @ │ │ │ │ │ tsteq r5, r8, lsl #6 @ │ │ │ │ │ tsteq r5, r0, asr r4 @ │ │ │ │ │ @@ -2495495,33 +2495267,33 @@ │ │ │ │ │ tsteq r5, r8, asr r8 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115f890 │ │ │ │ │ - tsteq r5, r8, lsl #17 @ │ │ │ │ │ - strdle r2, [r8], -pc @ │ │ │ │ │ + tsteq r5, r0, ror r8 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115f898 │ │ │ │ │ tsteq r5, r0, lsl #17 @ │ │ │ │ │ rscseq r4, sl, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ - @ instruction: 0x0115f8b0 │ │ │ │ │ + @ instruction: 0x0115f890 │ │ │ │ │ mulle r0, r4, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115f898 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115f8b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f8b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f8f0 │ │ │ │ │ @ instruction: 0x0115f8d8 │ │ │ │ │ @@ -2495533,19 +2495305,19 @@ │ │ │ │ │ adceq r5, lr, r8, lsr #17 │ │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f8f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, lsl r9 @ │ │ │ │ │ - tsteq r5, r8, asr r9 @ │ │ │ │ │ - eoreq fp, r2, #160, 26 @ 0x2800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #18 @ │ │ │ │ │ + tsteq r5, r0, lsl r9 @ │ │ │ │ │ + eoreq fp, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + tsteq r5, r0, ror #18 @ │ │ │ │ │ + andle r2, r8, r8, lsr #15 │ │ │ │ │ tsteq r5, r0, lsr r9 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r5, r8, lsr #18 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr pc │ │ │ │ │ tsteq r5, r8, lsr r9 @ │ │ │ │ │ @@ -2495553,37 +2495325,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r0, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #18 @ │ │ │ │ │ - tsteq r5, r0, ror #18 @ │ │ │ │ │ - andle r2, r8, r8, lsr #15 │ │ │ │ │ - tsteq r5, r8, lsr #19 @ │ │ │ │ │ - andle r0, r0, r7, lsl #2 │ │ │ │ │ + tsteq r5, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror r9 @ │ │ │ │ │ + tsteq r5, r8, ror #18 @ │ │ │ │ │ + andle r0, r0, r7, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #19 @ │ │ │ │ │ tsteq r5, r0, lsl #19 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r8, lsr #5 │ │ │ │ │ + adcseq r4, r0, r8, ror r2 │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115f9b0 │ │ │ │ │ + tsteq r5, r8, lsr #19 @ │ │ │ │ │ tsteq r5, r0, lsr #19 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr #4 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115f9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #19 @ │ │ │ │ │ tsteq r5, r0, asr #19 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl r1 @ │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2495591,37 +2495363,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115f9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, ror #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115f9f8 │ │ │ │ │ - tsteq r5, r8, lsl sl @ │ │ │ │ │ - eoreq fp, r2, #232, 26 @ 0x3a00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #20 @ │ │ │ │ │ + @ instruction: 0x0115f9f8 │ │ │ │ │ + eoreq fp, r2, #0, 28 │ │ │ │ │ + tsteq r5, r0, lsr #20 @ │ │ │ │ │ + andle lr, r9, sp, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, lsl sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, asr #20 @ │ │ │ │ │ tsteq r5, r0, asr #20 @ │ │ │ │ │ - tsteq r5, r0, lsr #20 @ │ │ │ │ │ - andle lr, r9, sp, lsl r8 │ │ │ │ │ - tsteq r5, r8, lsr #23 @ │ │ │ │ │ andle r0, r0, r0, ror #12 │ │ │ │ │ tsteq r5, r0, lsr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r9, r8, lsl r6 │ │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sl, r9, r8, r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr #20 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr fp @ │ │ │ │ │ tsteq r5, r8, ror #20 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, ror #20 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r5, r0, ror #13 │ │ │ │ │ @@ -2495675,15 +2495447,15 @@ │ │ │ │ │ tsteq r5, r8, lsr #22 @ │ │ │ │ │ sbceq r8, r0, r8, lsr #16 │ │ │ │ │ tsteq r5, r0, lsl fp @ │ │ │ │ │ tsteq r5, r0, asr #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0115fbb0 │ │ │ │ │ + tsteq r5, r8, lsr #23 @ │ │ │ │ │ tsteq r5, r0, lsr #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr fp @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbteq r2, [r1], r0 │ │ │ │ │ tsteq r5, r8, lsl fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2495702,16 +2495474,16 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0115fb98 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r5, r0, ror fp @ │ │ │ │ │ sbceq fp, r0, r0, lsr pc │ │ │ │ │ adceq r4, lr, r0, lsl fp │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #0, 28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0115fbb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #23 @ │ │ │ │ │ @ instruction: 0x0115e3d8 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2495723,39 +2495495,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115fbf8 │ │ │ │ │ @ instruction: 0x0115fbf0 │ │ │ │ │ rscseq r9, sl, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, lsl #24 @ │ │ │ │ │ - tsteq r5, r8, asr #24 @ │ │ │ │ │ - eoreq fp, r2, #48, 28 @ 0x300 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr #24 @ │ │ │ │ │ + tsteq r5, r8, lsl #24 @ │ │ │ │ │ + eoreq fp, r2, #72, 28 @ 0x480 │ │ │ │ │ + tsteq r5, r0, asr ip @ │ │ │ │ │ + mulle r9, sl, lr │ │ │ │ │ tsteq r5, r8, lsl ip @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r5, ip, r8, ror #5 │ │ │ │ │ tsteq r5, r8, ror #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, asr ip @ │ │ │ │ │ + tsteq r5, r8, asr #24 @ │ │ │ │ │ tsteq r5, r0, asr #24 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r1, r8, lsr fp │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ - tsteq r5, r0, asr ip @ │ │ │ │ │ - mulle r9, sl, lr │ │ │ │ │ - tsteq r5, r8, ror #28 @ │ │ │ │ │ - andle r0, r0, r4, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr #28 @ │ │ │ │ │ + tsteq r5, r8, asr ip @ │ │ │ │ │ + andle r0, r0, r4, ror #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #96, 28 @ 0x600 │ │ │ │ │ tsteq r5, r8, ror #24 @ │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq r5, r0, ror ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror ip @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r5, r0, lsl #25 @ │ │ │ │ │ @@ -2495873,21 +2495645,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, asr #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, asr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r0, ror lr @ │ │ │ │ │ + tsteq r5, r8, ror #28 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ @ instruction: 0x0115e698 │ │ │ │ │ smlaltteq r7, r0, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #72, 28 @ 0x480 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r0, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2495895,29 +2495667,29 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsr #29 @ │ │ │ │ │ tsteq r5, r0, lsr #29 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r5, r8, ror #29 @ │ │ │ │ │ tsteq r5, r0, ror #29 @ │ │ │ │ │ - tsteq r5, r8, ror #31 @ │ │ │ │ │ - eoreq fp, r2, #120, 28 @ 0x780 │ │ │ │ │ + eoreq fp, r2, #144, 28 @ 0x900 │ │ │ │ │ tsteq r5, r0, asr #29 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r6, [lr], r0 @ │ │ │ │ │ + adceq r6, lr, r0, lsr #12 │ │ │ │ │ @ instruction: 0x011b8ef0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, ror r8 @ │ │ │ │ │ @ instruction: 0x0115fed8 │ │ │ │ │ rscseq r9, sl, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r5, r8, ror #29 @ │ │ │ │ │ + @ instruction: 0x0115fff0 │ │ │ │ │ + andle pc, r9, r5, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r0, lsl #31 @ │ │ │ │ │ tsteq r5, r0, lsr #30 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl #30 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, ip, r0, ror r4 │ │ │ │ │ @@ -2495951,15 +2495723,15 @@ │ │ │ │ │ tsteq r5, r8, ror pc @ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r5, r8, lsl #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl r0 │ │ │ │ │ + tsteq r5, r8, ror #31 @ │ │ │ │ │ tsteq r5, r0, lsl #15 │ │ │ │ │ cmpeq r0, r0, lsl ip │ │ │ │ │ tsteq r5, r0, lsr #31 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r1, [r9], r8 │ │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ │ tsteq r5, r0, asr #15 │ │ │ │ │ @@ -2495974,21 +2495746,21 @@ │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ @ instruction: 0x0115ffd8 │ │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ │ tsteq r5, r0, ror #31 @ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r8, ror #8 │ │ │ │ │ - @ instruction: 0x0115fff0 │ │ │ │ │ - andle pc, r9, r5, asr #15 │ │ │ │ │ - tsteq r6, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl r0 │ │ │ │ │ + tsteq r6, r0, lsl r0 │ │ │ │ │ andle r0, r0, r4, lsl #1 │ │ │ │ │ tsteq r6, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - @ instruction: 0x00540b96 │ │ │ │ │ + @ instruction: 0x00548b96 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ @@ -2496698,20 +2496470,20 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror fp │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhmi lr, [r4], #32 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ + addeq sp, r8, r8, lsl #26 │ │ │ │ │ + andeq r0, r0, r1, lsl r2 │ │ │ │ │ + andeq r0, r0, r1, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r9, r1, r0, ror #30 │ │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @@ -2496993,50 +2496765,50 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq pc, fp, r0, lsl r0 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ ... │ │ │ │ │ - addseq r8, sl, r0, lsl #23 │ │ │ │ │ + addseq r0, fp, r0, lsl #23 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ umlalseq sp, r6, r8, r1 │ │ │ │ │ @ instruction: 0x011b8fb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr #1 │ │ │ │ │ tsteq r6, r8, lsl #1 │ │ │ │ │ - ldrsheq r1, [r6, -r8] │ │ │ │ │ - eoreq fp, r2, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq fp, r2, #216, 28 @ 0xd80 │ │ │ │ │ tsteq r6, r0, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, lsl #9 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #1 │ │ │ │ │ + tsteq r6, r0, lsl #2 │ │ │ │ │ + andle r2, r7, r6, asr r3 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ tsteq r6, r0, lsr #1 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ adcseq lr, r5, r0, lsr #5 │ │ │ │ │ @ instruction: 0x01161090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2497046,47 +2496818,47 @@ │ │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116aef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr r1 │ │ │ │ │ + ldrsheq r1, [r6, -r8] │ │ │ │ │ tsteq r6, r0, asr #1 │ │ │ │ │ tsteq r6, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116aef0 │ │ │ │ │ ldrsheq r1, [r6, -r0] │ │ │ │ │ rscseq r9, sl, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sl, r9, r0, ror #14 │ │ │ │ │ - tsteq r6, r0, lsl #2 │ │ │ │ │ - andle r2, r7, r6, asr r3 │ │ │ │ │ - tsteq r6, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr r1 │ │ │ │ │ + tsteq r6, r0, lsr r1 │ │ │ │ │ andle r0, r0, ip, asr #4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ tsteq r6, r8, lsl r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq ip, ip, r8, lsr sl │ │ │ │ │ tsteq r6, r8, ror #1 │ │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - ldrshteq r2, [r6], r8 │ │ │ │ │ + adcseq r2, r6, r8, lsr #28 │ │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #216, 28 @ 0xd80 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ tsteq r6, r8, ror #2 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ adcseq r8, r5, r0, ror #4 │ │ │ │ │ tsteq r6, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2497099,15 +2496871,15 @@ │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ @ instruction: 0x011611b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ tsteq r6, r8, lsr #3 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq r9, r5, r0, ror #13 │ │ │ │ │ + adcseq r9, r5, r0, lsl r7 │ │ │ │ │ @ instruction: 0x01161198 │ │ │ │ │ @ instruction: 0x011611b8 │ │ │ │ │ @ instruction: 0x011bb098 │ │ │ │ │ tsteq r6, r0, asr #3 │ │ │ │ │ sbcseq pc, r3, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #3 │ │ │ │ │ @@ -2497131,15 +2496903,15 @@ │ │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ │ tsteq r6, r8, lsr r2 │ │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ tsteq r6, r8, lsr #4 │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - adcseq r0, r6, r0, lsr r2 │ │ │ │ │ + adcseq r0, r6, r0, ror #4 │ │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ │ tsteq r6, r0, asr r2 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ @@ -2497218,79 +2496990,79 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ │ tsteq r6, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01161390 │ │ │ │ │ - @ instruction: 0x011613b0 │ │ │ │ │ - eoreq fp, r2, #8, 30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161398 │ │ │ │ │ + @ instruction: 0x01161390 │ │ │ │ │ + eoreq fp, r2, #32, 30 @ 0x80 │ │ │ │ │ + @ instruction: 0x011613b8 │ │ │ │ │ + andle r3, lr, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #7 │ │ │ │ │ - @ instruction: 0x011613b8 │ │ │ │ │ - andle r3, lr, r0, lsl r5 │ │ │ │ │ - @ instruction: 0x011613f0 │ │ │ │ │ - andle r0, r0, r9, lsr #7 │ │ │ │ │ + @ instruction: 0x011613b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #7 │ │ │ │ │ + tsteq r6, r0, asr #7 │ │ │ │ │ + andle r0, r0, r9, lsr #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011613d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011613d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011613f8 │ │ │ │ │ + @ instruction: 0x011613f0 │ │ │ │ │ tsteq r6, r8, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r8, r8, lsr #22 │ │ │ │ │ tsteq fp, r8, lsl #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #32, 30 @ 0x80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011613f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr r4 │ │ │ │ │ - tsteq r6, r0, asr r4 │ │ │ │ │ - eoreq fp, r2, #80, 30 @ 0x140 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r4 │ │ │ │ │ + tsteq r6, r0, lsr r4 │ │ │ │ │ + eoreq fp, r2, #104, 30 @ 0x1a0 │ │ │ │ │ + tsteq r6, r8, asr r4 │ │ │ │ │ + @ instruction: 0xd00828b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #8 │ │ │ │ │ - tsteq r6, r8, asr r4 │ │ │ │ │ - @ instruction: 0xd00828b8 │ │ │ │ │ - tsteq r6, r0, lsl #9 │ │ │ │ │ - andle r0, r0, ip, lsl r7 │ │ │ │ │ + tsteq r6, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #8 │ │ │ │ │ + tsteq r6, r0, ror #8 │ │ │ │ │ + andle r0, r0, ip, lsl r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011614b0 │ │ │ │ │ tsteq r6, r8, lsr #9 │ │ │ │ │ @@ -2497298,155 +2497070,155 @@ │ │ │ │ │ ldrhteq r9, [r0], r8 │ │ │ │ │ tsteq fp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011614b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror #9 │ │ │ │ │ tsteq r6, r0, ror #9 │ │ │ │ │ - tsteq r6, r0, lsl #10 │ │ │ │ │ - eoreq fp, r2, #152, 30 @ 0x260 │ │ │ │ │ + eoreq fp, r2, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq r4, r8, lsl #16 │ │ │ │ │ tsteq r4, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #9 │ │ │ │ │ + tsteq r6, r8, lsl #10 │ │ │ │ │ + andle r4, r1, r5, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011614f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011614f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl r5 │ │ │ │ │ - tsteq r6, r8, lsl #10 │ │ │ │ │ - andle r4, r1, r5, lsl #12 │ │ │ │ │ - tsteq r6, r0, lsr r5 │ │ │ │ │ - andle r0, r0, r0, lsl r5 │ │ │ │ │ + tsteq r6, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl r5 │ │ │ │ │ + tsteq r6, r0, lsl r5 │ │ │ │ │ + andle r0, r0, r0, lsl r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r2, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror r5 │ │ │ │ │ - @ instruction: 0x01161590 │ │ │ │ │ - eoreq fp, r2, #224, 30 @ 0x380 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r5 │ │ │ │ │ + tsteq r6, r0, ror r5 │ │ │ │ │ + eoreq ip, r2, #8 │ │ │ │ │ + @ instruction: 0x01161598 │ │ │ │ │ + ldrdle r5, [r1], -r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #11 │ │ │ │ │ - @ instruction: 0x01161598 │ │ │ │ │ - ldrdle r5, [r1], -r0 │ │ │ │ │ - @ instruction: 0x011615f0 │ │ │ │ │ - andle r0, r0, r7, asr #10 │ │ │ │ │ + @ instruction: 0x01161590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #11 │ │ │ │ │ + tsteq r6, r0, lsr #11 │ │ │ │ │ + andle r0, r0, r7, asr #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011615b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011615b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011615f8 │ │ │ │ │ + @ instruction: 0x011615f0 │ │ │ │ │ @ instruction: 0x011615d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, asr r5 @ │ │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #5 │ │ │ │ │ ldrhteq r1, [r6], r8 │ │ │ │ │ @ instruction: 0x011bb7b8 │ │ │ │ │ tsteq r6, r8, asr #11 │ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011615f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr r6 │ │ │ │ │ - tsteq r6, r0, ror #12 │ │ │ │ │ - eoreq ip, r2, #56 @ 0x38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ │ + tsteq r6, r0, lsr r6 │ │ │ │ │ + eoreq ip, r2, #80 @ 0x50 │ │ │ │ │ + tsteq r6, r8, ror #12 │ │ │ │ │ + andle r3, r8, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #13 │ │ │ │ │ + tsteq r6, r0, ror #12 │ │ │ │ │ tsteq r6, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ - tsteq r6, r8, ror #12 │ │ │ │ │ - andle r3, r8, r5 │ │ │ │ │ - tsteq r6, r0, lsr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl #13 │ │ │ │ │ + tsteq r6, r0, lsl #13 │ │ │ │ │ @ instruction: 0xd00003b6 │ │ │ │ │ tsteq r6, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r4, r0, asr #16 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011616b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011616b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011616d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011616f8 │ │ │ │ │ @ instruction: 0x011616f0 │ │ │ │ │ - @ instruction: 0x011618d0 │ │ │ │ │ - eoreq ip, r2, #128 @ 0x80 │ │ │ │ │ + eoreq ip, r2, #152 @ 0x98 │ │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011616f8 │ │ │ │ │ + @ instruction: 0x011618d8 │ │ │ │ │ + andle r3, r8, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #17 │ │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, ip, r0, lsl r9 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ tsteq r6, r8, lsl #3 │ │ │ │ │ @@ -2497548,53 +2497320,53 @@ │ │ │ │ │ @ instruction: 0x01161898 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011618f8 │ │ │ │ │ + @ instruction: 0x011618d0 │ │ │ │ │ tsteq r6, r0, ror r7 │ │ │ │ │ tsteq r6, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #23 │ │ │ │ │ tsteq r6, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ - @ instruction: 0x011618d8 │ │ │ │ │ - andle r3, r8, r0, lsl #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011618f8 │ │ │ │ │ @ instruction: 0x011618f0 │ │ │ │ │ andle r0, r0, pc, asr ip │ │ │ │ │ tsteq r6, r8, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #152 @ 0x98 │ │ │ │ │ + eoreq ip, r2, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #18 │ │ │ │ │ + tsteq r6, r8, lsr #18 │ │ │ │ │ + tsteq r6, r8, lsl r9 │ │ │ │ │ + eoreq ip, r2, #224 @ 0xe0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #27 @ │ │ │ │ │ - tsteq r6, r8, lsl r9 │ │ │ │ │ - eoreq ip, r2, #200 @ 0xc8 │ │ │ │ │ - tsteq r6, r8, lsr r9 │ │ │ │ │ + tsteq r6, r0, lsr #18 │ │ │ │ │ andle r1, r4, r1, lsr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #18 │ │ │ │ │ + tsteq r6, r0, asr #18 │ │ │ │ │ + andle r0, r0, r5, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #18 │ │ │ │ │ - tsteq r6, r0, asr #18 │ │ │ │ │ - andle r0, r0, r5, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #224 @ 0xe0 │ │ │ │ │ + eoreq ip, r2, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ │ tsteq r6, r8, asr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011bb890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2497604,195 +2497376,195 @@ │ │ │ │ │ tsteq r6, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011619b8 │ │ │ │ │ + tsteq r6, r0, asr #19 │ │ │ │ │ @ instruction: 0x01161998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ │ smlalseq r9, sl, r8, fp │ │ │ │ │ @ instruction: 0x011619b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #19 │ │ │ │ │ + @ instruction: 0x011619d8 │ │ │ │ │ + eoreq ip, r2, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #19 │ │ │ │ │ - @ instruction: 0x011619d8 │ │ │ │ │ - eoreq ip, r2, #16, 2 │ │ │ │ │ - tsteq r6, r8, lsl #20 │ │ │ │ │ - strdle r7, [r1], -sl │ │ │ │ │ + @ instruction: 0x011619d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #19 │ │ │ │ │ + tsteq r6, r0, ror #19 │ │ │ │ │ + strdle r7, [r1], -sl │ │ │ │ │ + tsteq r6, r0, lsl sl │ │ │ │ │ + andle r0, r0, r2, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011619f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl sl │ │ │ │ │ + tsteq r6, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011619f8 │ │ │ │ │ - tsteq r6, r0, lsl sl │ │ │ │ │ - andle r0, r0, r2, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #40, 2 │ │ │ │ │ + eoreq ip, r2, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ │ + tsteq r6, r0, ror sl │ │ │ │ │ + eoreq ip, r2, #112, 2 │ │ │ │ │ tsteq r6, r0, ror #11 │ │ │ │ │ tsteq r6, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror sl │ │ │ │ │ - tsteq r6, r0, ror sl │ │ │ │ │ - eoreq ip, r2, #88, 2 │ │ │ │ │ - tsteq r6, r0, lsr #21 │ │ │ │ │ - andle r1, fp, r6, lsl r4 │ │ │ │ │ + tsteq r6, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #21 │ │ │ │ │ + tsteq r6, r8, ror sl │ │ │ │ │ + andle r1, fp, r6, lsl r4 │ │ │ │ │ + @ instruction: 0x01161ab8 │ │ │ │ │ + andle r0, r0, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161a98 │ │ │ │ │ @ instruction: 0x01161a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r0, lsl r4 │ │ │ │ │ @ instruction: 0x011bb8d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsr #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #21 │ │ │ │ │ - @ instruction: 0x01161ab8 │ │ │ │ │ - andle r0, r0, r0, asr #25 │ │ │ │ │ @ instruction: 0x01161ab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r0, r8, lsr r1 │ │ │ │ │ @ instruction: 0x011bb8f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #112, 2 │ │ │ │ │ + eoreq ip, r2, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ │ + tsteq r6, r0, lsr fp │ │ │ │ │ + eoreq ip, r2, #184, 2 @ 0x2e │ │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r0], #0 │ │ │ │ │ tsteq r6, r0, lsl fp │ │ │ │ │ @ instruction: 0x01161af8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r7, r0, r8, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr fp │ │ │ │ │ - tsteq r6, r0, lsr fp │ │ │ │ │ - eoreq ip, r2, #160, 2 @ 0x28 │ │ │ │ │ - tsteq r6, r0, ror fp │ │ │ │ │ - andle r2, fp, r3, asr #26 │ │ │ │ │ + tsteq r6, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr fp │ │ │ │ │ + tsteq r6, r8, lsr fp │ │ │ │ │ + andle r2, fp, r3, asr #26 │ │ │ │ │ + tsteq r6, r8, ror fp │ │ │ │ │ + andle r0, r0, r0, lsl #13 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r8, lsl #17 │ │ │ │ │ + adcseq r0, r0, r8, asr #17 │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01161b90 │ │ │ │ │ + tsteq r6, r0, ror fp │ │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r0, lsl #15 │ │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ │ - tsteq r6, r8, ror fp │ │ │ │ │ - andle r0, r0, r0, lsl #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01161b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #184, 2 @ 0x2e │ │ │ │ │ + eoreq ip, r2, #208, 2 @ 0x34 │ │ │ │ │ tsteq r6, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq fp, [pc], r8 @ │ │ │ │ │ + adceq fp, pc, r8, lsr #21 │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01161bb8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #23 │ │ │ │ │ + @ instruction: 0x01161bd8 │ │ │ │ │ + eoreq ip, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #23 │ │ │ │ │ - @ instruction: 0x01161bd8 │ │ │ │ │ - eoreq ip, r2, #232, 2 @ 0x3a │ │ │ │ │ - tsteq r6, r0, lsl #24 │ │ │ │ │ - andle r2, fp, r9, lsl r5 │ │ │ │ │ + @ instruction: 0x01161bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161bf0 │ │ │ │ │ + tsteq r6, r0, ror #23 │ │ │ │ │ + andle r2, fp, r9, lsl r5 │ │ │ │ │ + tsteq r6, r8, lsl #24 │ │ │ │ │ + andle r0, r0, sp, lsl #6 │ │ │ │ │ tsteq r4, r8, lsl sp │ │ │ │ │ adcseq fp, r4, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl ip │ │ │ │ │ - tsteq r6, r8, lsl #24 │ │ │ │ │ - andle r0, r0, sp, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #0, 4 │ │ │ │ │ + eoreq ip, r2, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #24 │ │ │ │ │ + tsteq r6, r0, asr sp │ │ │ │ │ + eoreq ip, r2, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr ip │ │ │ │ │ tsteq r6, r0, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq fp, [sp], r8 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr sp │ │ │ │ │ + @ instruction: 0x01161cf8 │ │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r7, [r1], r8 │ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01161af0 │ │ │ │ │ @ instruction: 0x01161cb0 │ │ │ │ │ @@ -2497823,16 +2497595,16 @@ │ │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ │ tsteq r6, r8, ror #25 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01161cf0 │ │ │ │ │ sbceq sl, r0, r0, ror #9 │ │ │ │ │ @ instruction: 0x01161cd8 │ │ │ │ │ tsteq r6, r8, lsl #25 │ │ │ │ │ - tsteq r6, r0, asr sp │ │ │ │ │ - eoreq ip, r2, #48, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #26 │ │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq sl, [r7], r0 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r0, lsr #17 │ │ │ │ │ @@ -2497845,94 +2497617,94 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r6, r0, lsr #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r6, r8, asr #26 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ │ ldrdeq ip, [r0], #0 │ │ │ │ │ - tsteq r6, r0, ror sp │ │ │ │ │ + tsteq r6, r8, asr sp │ │ │ │ │ mulle fp, r6, sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #26 │ │ │ │ │ + tsteq r6, r8, ror sp │ │ │ │ │ + andle r0, r0, r4, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #27 │ │ │ │ │ - tsteq r6, r8, ror sp │ │ │ │ │ - andle r0, r0, r4, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq ip, r2, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #27 │ │ │ │ │ + @ instruction: 0x01161dd8 │ │ │ │ │ + eoreq ip, r2, #144, 4 │ │ │ │ │ @ instruction: 0x01161db8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, ip, r8, asr #7 │ │ │ │ │ + adceq r7, ip, r8, lsr #7 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #27 │ │ │ │ │ - @ instruction: 0x01161dd8 │ │ │ │ │ - eoreq ip, r2, #120, 4 @ 0x80000007 │ │ │ │ │ - @ instruction: 0x01161df8 │ │ │ │ │ - andle r2, fp, fp, lsl #5 │ │ │ │ │ + @ instruction: 0x01161dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ + tsteq r6, r0, ror #27 │ │ │ │ │ + andle r2, fp, fp, lsl #5 │ │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ │ + andle r0, r0, r9, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01161df8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #28 │ │ │ │ │ - tsteq r6, r0, lsl #28 │ │ │ │ │ - andle r0, r0, r9, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #144, 4 │ │ │ │ │ + eoreq ip, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ │ tsteq r6, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010ed790 │ │ │ │ │ @ instruction: 0x011bb998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ │ + eoreq ip, r2, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #28 │ │ │ │ │ - tsteq r6, r0, ror #28 │ │ │ │ │ - eoreq ip, r2, #192, 4 │ │ │ │ │ - tsteq r6, r0, lsl #29 │ │ │ │ │ - andle r2, fp, fp, lsr r8 │ │ │ │ │ + tsteq r6, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ │ + tsteq r6, r8, ror #28 │ │ │ │ │ + andle r2, fp, fp, lsr r8 │ │ │ │ │ + tsteq r6, r8, lsl #29 │ │ │ │ │ + andle r0, r0, sl, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #29 │ │ │ │ │ - tsteq r6, r8, lsl #29 │ │ │ │ │ - andle r0, r0, sl, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq ip, r2, #240, 4 │ │ │ │ │ @ instruction: 0x01161e98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror #2 │ │ │ │ │ @ instruction: 0x011bb9b0 │ │ │ │ │ tsteq r6, r0, lsr #19 │ │ │ │ │ smlalbteq r6, r0, r0, r1 │ │ │ │ │ @ instruction: 0x01161eb0 │ │ │ │ │ @@ -2497952,33 +2497724,33 @@ │ │ │ │ │ adcseq lr, r4, r0, lsr #25 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ + tsteq r6, r0, lsr #30 │ │ │ │ │ + eoreq ip, r2, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #30 │ │ │ │ │ - tsteq r6, r0, lsr #30 │ │ │ │ │ - eoreq ip, r2, #8, 6 @ 0x20000000 │ │ │ │ │ - tsteq r6, r0, asr #30 │ │ │ │ │ - andle r3, fp, ip, ror #7 │ │ │ │ │ + tsteq r6, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr pc │ │ │ │ │ + tsteq r6, r8, lsr #30 │ │ │ │ │ + andle r3, fp, ip, ror #7 │ │ │ │ │ + tsteq r6, r0, lsl #31 │ │ │ │ │ + andle r0, r0, pc, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #31 │ │ │ │ │ - tsteq r6, r0, lsl #31 │ │ │ │ │ - andle r0, r0, pc, lsl #3 │ │ │ │ │ tsteq r6, r0, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ tsteq r6, r0, lsr #29 │ │ │ │ │ cmpeq r6, r0, asr #3 │ │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ │ @@ -2497986,67 +2497758,67 @@ │ │ │ │ │ tsteq r6, r0, ror pc │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ tsteq r6, r8, ror pc │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq ip, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01161fb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161fb8 │ │ │ │ │ + @ instruction: 0x01161fd0 │ │ │ │ │ + eoreq ip, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01161fd8 │ │ │ │ │ - @ instruction: 0x01161fd0 │ │ │ │ │ - eoreq ip, r2, #80, 6 @ 0x40000001 │ │ │ │ │ - tsteq r6, r8 │ │ │ │ │ - andle sp, r8, r7, asr #21 │ │ │ │ │ + tsteq r6, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161ff0 │ │ │ │ │ + @ instruction: 0x01161fd8 │ │ │ │ │ + andle sp, r8, r7, asr #21 │ │ │ │ │ + tsteq r6, r0, lsl r0 │ │ │ │ │ + andle r0, r0, lr, ror r1 │ │ │ │ │ tsteq r6, r8, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, sp, r8, asr #30 │ │ │ │ │ @ instruction: 0x011bb9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01161ff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl r0 │ │ │ │ │ - adceq r0, r9, r0, lsl #23 │ │ │ │ │ + tsteq r6, r8 │ │ │ │ │ + adceq r8, r8, r0, lsl #23 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ - tsteq r6, r0, lsl r0 │ │ │ │ │ - andle r0, r0, lr, ror r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq ip, r2, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ │ + ldrsbeq r2, [r6, -r0] │ │ │ │ │ + eoreq ip, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #2 │ │ │ │ │ + tsteq r6, r8, asr #1 │ │ │ │ │ tsteq r6, r8, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r0, ror r0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2498067,17 +2497839,17 @@ │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ ldrheq r2, [r6, -r8] │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ tsteq r6, r0, asr #1 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, lr, r0, ror r7 │ │ │ │ │ - ldrsbeq r2, [r6, -r0] │ │ │ │ │ - eoreq ip, r2, #152, 6 @ 0x60000002 │ │ │ │ │ - tsteq r6, r0, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr r1 │ │ │ │ │ + tsteq r6, r8, asr #2 │ │ │ │ │ andle sl, r6, r6, lsl #26 │ │ │ │ │ tsteq r6, r0, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r6, r0, ror #3 │ │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ @@ -2498099,36 +2497871,36 @@ │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ tsteq r6, r8, lsr r1 │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, lr, r8, lsl #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr r1 │ │ │ │ │ + tsteq r6, r8, ror #2 │ │ │ │ │ + andle r0, r0, r7, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r1 │ │ │ │ │ - tsteq r6, r8, ror #2 │ │ │ │ │ - andle r0, r0, r7, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq ip, r2, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01162198 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #3 │ │ │ │ │ + tsteq r6, r8, ror #3 │ │ │ │ │ + eoreq ip, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011621d8 │ │ │ │ │ ldrsbeq r1, [r6, -r8] │ │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116aef0 │ │ │ │ │ @ instruction: 0x011621d0 │ │ │ │ │ @@ -2498136,27 +2497908,27 @@ │ │ │ │ │ tsteq r6, r8, lsr #3 │ │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116aef0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011621f0 │ │ │ │ │ - tsteq r6, r8, ror #3 │ │ │ │ │ - eoreq ip, r2, #224, 6 @ 0x80000003 │ │ │ │ │ - tsteq r6, r8, lsl #4 │ │ │ │ │ - andle fp, r6, lr, rrx │ │ │ │ │ + tsteq r6, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011621f8 │ │ │ │ │ + @ instruction: 0x011621f0 │ │ │ │ │ + andle fp, r6, lr, rrx │ │ │ │ │ + tsteq r6, r8, lsr #5 │ │ │ │ │ + andle r0, r0, pc, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011622b0 │ │ │ │ │ - tsteq r6, r8, lsr #5 │ │ │ │ │ - andle r0, r0, pc, asr #4 │ │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq sl, r6, r0, r8 │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, rrx │ │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ │ @@ -2498188,15 +2497960,15 @@ │ │ │ │ │ @ instruction: 0x01162298 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r0, lsr #5 │ │ │ │ │ sbceq fp, r0, r8, lsr #1 │ │ │ │ │ tsteq r6, r8, lsl #5 │ │ │ │ │ tsteq r6, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq ip, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011622b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #6 │ │ │ │ │ tsteq r6, r8, asr #5 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r5, r1, r8, lsr r6 │ │ │ │ │ @@ -2498236,17 +2498008,17 @@ │ │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ │ tsteq r6, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r6, [r4], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #9 │ │ │ │ │ + @ instruction: 0x011624f8 │ │ │ │ │ + eoreq ip, r2, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r0, [fp], r8 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ │ ldrdeq sl, [r0], #160 @ 0xa0 │ │ │ │ │ @ instruction: 0x01162398 │ │ │ │ │ @@ -2498332,33 +2498104,33 @@ │ │ │ │ │ @ instruction: 0x011624d8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #10 │ │ │ │ │ - @ instruction: 0x011624f8 │ │ │ │ │ - eoreq ip, r2, #40, 8 @ 0x28000000 │ │ │ │ │ - tsteq r6, r8, lsr #10 │ │ │ │ │ - @ instruction: 0xd00aacbb │ │ │ │ │ + @ instruction: 0x011624f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ │ + tsteq r6, r0, lsl #10 │ │ │ │ │ + @ instruction: 0xd00aacbb │ │ │ │ │ + tsteq r6, r0, lsr r5 │ │ │ │ │ + andle r0, r0, r7, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r5 │ │ │ │ │ - tsteq r6, r0, lsr r5 │ │ │ │ │ - andle r0, r0, r7, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq ip, r2, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r5 │ │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ │ @@ -2498370,45 +2498142,45 @@ │ │ │ │ │ tsteq r6, r0, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01162598 │ │ │ │ │ + tsteq r6, r0, lsr #11 │ │ │ │ │ @ instruction: 0x01162590 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, sl, r8, asr #14 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #11 │ │ │ │ │ + tsteq r6, r8, asr #11 │ │ │ │ │ + eoreq ip, r2, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011625b8 │ │ │ │ │ @ instruction: 0x011625b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r3, [r2], r8 │ │ │ │ │ @ instruction: 0x011bbab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011625d0 │ │ │ │ │ - tsteq r6, r8, asr #11 │ │ │ │ │ - eoreq ip, r2, #112, 8 @ 0x70000000 │ │ │ │ │ - @ instruction: 0x011625f0 │ │ │ │ │ - andle sl, sl, r3, lsl #30 │ │ │ │ │ + tsteq r6, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011625d8 │ │ │ │ │ + @ instruction: 0x011625d0 │ │ │ │ │ + andle sl, sl, r3, lsl #30 │ │ │ │ │ + @ instruction: 0x011625f8 │ │ │ │ │ + andle r0, r0, pc, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr r6 │ │ │ │ │ + @ instruction: 0x011625f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115c198 │ │ │ │ │ - @ instruction: 0x011625f8 │ │ │ │ │ - andle r0, r0, pc, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq ip, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq r6, r8, lsl r6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r0, lsl r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, lsl #25 │ │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ │ @@ -2498432,85 +2498204,85 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r6 │ │ │ │ │ strhteq r1, [lr], r8 │ │ │ │ │ tsteq r5, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #13 │ │ │ │ │ + tsteq r6, r0, lsr #13 │ │ │ │ │ + eoreq ip, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #13 │ │ │ │ │ - tsteq r6, r0, lsr #13 │ │ │ │ │ - eoreq ip, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ - tsteq r6, r0, asr #13 │ │ │ │ │ - andle r4, r7, r9, lsl #5 │ │ │ │ │ + @ instruction: 0x01162698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011626b0 │ │ │ │ │ + tsteq r6, r8, lsr #13 │ │ │ │ │ + andle r4, r7, r9, lsl #5 │ │ │ │ │ + tsteq r6, r8, asr #13 │ │ │ │ │ + andle r0, r0, sl, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011626b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011626d0 │ │ │ │ │ - tsteq r6, r8, asr #13 │ │ │ │ │ - andle r0, r0, sl, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq ip, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011626d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011626f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011626f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ │ + tsteq r6, r8, lsl r7 │ │ │ │ │ + eoreq ip, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #14 │ │ │ │ │ - tsteq r6, r8, lsl r7 │ │ │ │ │ - eoreq ip, r2, #0, 10 │ │ │ │ │ - tsteq r6, r8, lsr r7 │ │ │ │ │ - andle pc, r9, r6, asr r8 @ │ │ │ │ │ + tsteq r6, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ │ + tsteq r6, r0, lsr #14 │ │ │ │ │ + andle pc, r9, r6, asr r8 @ │ │ │ │ │ + tsteq r6, r0, asr #14 │ │ │ │ │ + andle r0, r0, r9, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #14 │ │ │ │ │ - tsteq r6, r0, asr #14 │ │ │ │ │ - andle r0, r0, r9, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq ip, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r7 │ │ │ │ │ tsteq r6, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011bbad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #15 │ │ │ │ │ + tsteq r6, r0, asr r8 │ │ │ │ │ + eoreq ip, r2, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr r8 │ │ │ │ │ + tsteq r6, r8, asr #16 │ │ │ │ │ tsteq r6, r0, lsr #15 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r1, r0, lsr #6 │ │ │ │ │ tsteq r8, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #12 │ │ │ │ │ @ instruction: 0x011627f8 │ │ │ │ │ @@ -2498547,20 +2498319,20 @@ │ │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ │ sbceq r8, r0, r0, ror #9 │ │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ │ tsteq r6, r0, asr #15 │ │ │ │ │ - tsteq r6, r0, asr r8 │ │ │ │ │ - eoreq ip, r2, #72, 10 @ 0x12000000 │ │ │ │ │ - @ instruction: 0x011628b0 │ │ │ │ │ - andle r0, sl, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #17 │ │ │ │ │ + tsteq r6, r8, asr r8 │ │ │ │ │ + andle r0, sl, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x011628b8 │ │ │ │ │ + andle r0, r0, r3, ror #13 │ │ │ │ │ tsteq r6, r8, ror #16 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r2, r1, r8, lsl r4 │ │ │ │ │ tsteq r6, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ │ @@ -2498572,127 +2498344,127 @@ │ │ │ │ │ @ instruction: 0x01162898 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r0, lsl #17 │ │ │ │ │ sbceq fp, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011628b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #17 │ │ │ │ │ - @ instruction: 0x011628b8 │ │ │ │ │ - andle r0, r0, r3, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq ip, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011628d8 │ │ │ │ │ @ instruction: 0x011628d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror #11 │ │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011628f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011628f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #18 │ │ │ │ │ + tsteq r6, r8, lsl r9 │ │ │ │ │ + eoreq ip, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #18 │ │ │ │ │ - tsteq r6, r8, lsl r9 │ │ │ │ │ - eoreq ip, r2, #144, 10 @ 0x24000000 │ │ │ │ │ - tsteq r6, r8, asr #18 │ │ │ │ │ - andle r3, r7, r0, ror #14 │ │ │ │ │ + tsteq r6, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #18 │ │ │ │ │ + tsteq r6, r0, lsr #18 │ │ │ │ │ + andle r3, r7, r0, ror #14 │ │ │ │ │ + tsteq r6, r0, asr r9 │ │ │ │ │ + mulle r0, r2, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #18 │ │ │ │ │ + tsteq r6, r8, asr #18 │ │ │ │ │ tsteq r6, r0, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ - tsteq r6, r0, asr r9 │ │ │ │ │ - mulle r0, r2, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq ip, r2, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011632f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01162998 │ │ │ │ │ + tsteq r6, r0, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #19 │ │ │ │ │ + @ instruction: 0x011629b8 │ │ │ │ │ + eoreq ip, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #19 │ │ │ │ │ - @ instruction: 0x011629b8 │ │ │ │ │ - eoreq ip, r2, #216, 10 @ 0x36000000 │ │ │ │ │ - @ instruction: 0x011629d8 │ │ │ │ │ - ldrdle r5, [r7], -ip │ │ │ │ │ + @ instruction: 0x011629b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #19 │ │ │ │ │ + tsteq r6, r0, asr #19 │ │ │ │ │ + ldrdle r5, [r7], -ip │ │ │ │ │ + tsteq r6, r0, ror #19 │ │ │ │ │ + ldrdle r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011629d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011629d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #19 │ │ │ │ │ - tsteq r6, r0, ror #19 │ │ │ │ │ - ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq ip, r2, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011629f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011629f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #20 │ │ │ │ │ + tsteq r6, r8, lsr #20 │ │ │ │ │ tsteq r6, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01106cb8 │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #20 │ │ │ │ │ + tsteq r6, r0, asr #20 │ │ │ │ │ + eoreq ip, r2, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #20 │ │ │ │ │ - tsteq r6, r0, asr #20 │ │ │ │ │ - eoreq ip, r2, #32, 12 @ 0x2000000 │ │ │ │ │ - tsteq r6, r0, ror #20 │ │ │ │ │ - andle r0, sl, r0, asr r8 │ │ │ │ │ + tsteq r6, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr sl │ │ │ │ │ + tsteq r6, r8, asr #20 │ │ │ │ │ + andle r0, sl, r0, asr r8 │ │ │ │ │ + tsteq r6, r8, ror #20 │ │ │ │ │ + andle r0, r0, r7, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror sl │ │ │ │ │ - tsteq r6, r8, ror #20 │ │ │ │ │ - andle r0, r0, r7, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq ip, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #21 │ │ │ │ │ tsteq r6, r8, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2498704,135 +2498476,135 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #21 │ │ │ │ │ + tsteq r6, r0, ror #21 │ │ │ │ │ + eoreq ip, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01162ad8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl #22 │ │ │ │ │ @ instruction: 0x01162af8 │ │ │ │ │ - tsteq r6, r0, ror #21 │ │ │ │ │ - eoreq ip, r2, #104, 12 @ 0x6800000 │ │ │ │ │ - tsteq r6, r8, lsr fp │ │ │ │ │ andle r4, r7, ip, lsr r3 │ │ │ │ │ @ instruction: 0x01162af0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #22 │ │ │ │ │ + tsteq r6, r0, asr #22 │ │ │ │ │ + andle r0, r0, sp, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #22 │ │ │ │ │ + tsteq r6, r8, lsr fp │ │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, lsl #16 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01407e90 │ │ │ │ │ - tsteq r6, r0, asr #22 │ │ │ │ │ - andle r0, r0, sp, lsl #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq ip, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ │ + @ instruction: 0x01162b90 │ │ │ │ │ + eoreq ip, r2, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #23 │ │ │ │ │ @ instruction: 0x01162bb8 │ │ │ │ │ - @ instruction: 0x01162b90 │ │ │ │ │ - eoreq ip, r2, #176, 12 @ 0xb000000 │ │ │ │ │ - @ instruction: 0x01162bd0 │ │ │ │ │ andle r3, r3, r4, lsl #12 │ │ │ │ │ @ instruction: 0x01162bb0 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r6, r8, lsr #23 │ │ │ │ │ cmpeq r0, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #23 │ │ │ │ │ + @ instruction: 0x01162bd8 │ │ │ │ │ + andle r0, r0, sp, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01162bd0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #23 │ │ │ │ │ - @ instruction: 0x01162bd8 │ │ │ │ │ - andle r0, r0, sp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq ip, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl ip │ │ │ │ │ + tsteq r6, r0, lsr ip │ │ │ │ │ + eoreq ip, r2, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #24 │ │ │ │ │ adcseq sl, r8, r8, ror #21 │ │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr ip │ │ │ │ │ - tsteq r6, r0, lsr ip │ │ │ │ │ - eoreq ip, r2, #248, 12 @ 0xf800000 │ │ │ │ │ - tsteq r6, r0, asr ip │ │ │ │ │ - andle r1, r6, r5, lsl #1 │ │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #24 │ │ │ │ │ + tsteq r6, r8, lsr ip │ │ │ │ │ + andle r1, r6, r5, lsl #1 │ │ │ │ │ + tsteq r6, r8, ror #24 │ │ │ │ │ + @ instruction: 0xd00006b6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror ip │ │ │ │ │ - tsteq r6, r8, ror #24 │ │ │ │ │ - @ instruction: 0xd00006b6 │ │ │ │ │ tsteq r6, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r2, r0, lsr r1 │ │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq ip, r2, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01162c98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr sp │ │ │ │ │ + @ instruction: 0x01162d90 │ │ │ │ │ + eoreq ip, r2, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq r6, r8, lsr #25 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r6, r0, ror #10 │ │ │ │ │ tsteq r8, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl fp │ │ │ │ │ @ instruction: 0x01162cf0 │ │ │ │ │ @@ -2498866,17 +2498638,17 @@ │ │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ │ smulleq r3, r0, r0, lr │ │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01162d98 │ │ │ │ │ - @ instruction: 0x01162d90 │ │ │ │ │ - eoreq ip, r2, #64, 14 @ 0x1000000 │ │ │ │ │ + tsteq r6, r8, asr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01162db0 │ │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq ip, [r0], r0 │ │ │ │ │ tsteq r6, r0, lsr #26 │ │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r6, r0, asr sp │ │ │ │ │ @@ -2498885,86 +2498657,86 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r6, r0, ror #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r0, ror sp │ │ │ │ │ sbceq pc, r2, r0, lsl #16 │ │ │ │ │ - tsteq r6, r0, asr #27 │ │ │ │ │ + @ instruction: 0x01162d98 │ │ │ │ │ andle lr, r1, r5, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01162db0 │ │ │ │ │ + tsteq r6, r8, asr #27 │ │ │ │ │ + andle r0, r0, r5, lsr #5 │ │ │ │ │ tsteq r6, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r6, r8, asr r5 │ │ │ │ │ + adcseq r8, r6, r8, lsl #11 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162dd0 │ │ │ │ │ - tsteq r6, r8, asr #27 │ │ │ │ │ - andle r0, r0, r5, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq ip, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162df0 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl lr │ │ │ │ │ + tsteq r6, r0, asr #28 │ │ │ │ │ + eoreq ip, r2, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #28 │ │ │ │ │ + tsteq r6, r8, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, asr sl │ │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118c6f0 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ - tsteq r6, r0, asr #28 │ │ │ │ │ - eoreq ip, r2, #136, 14 @ 0x2200000 │ │ │ │ │ - tsteq r6, r0, ror #28 │ │ │ │ │ - andle sp, r1, r2, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ │ + tsteq r6, r8, asr #28 │ │ │ │ │ + andle sp, r1, r2, ror #18 │ │ │ │ │ + tsteq r6, r8, ror #28 │ │ │ │ │ + andle r0, r0, sp, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ │ - tsteq r6, r8, ror #28 │ │ │ │ │ - andle r0, r0, sp, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq ip, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #31 │ │ │ │ │ + tsteq r6, r8, ror #31 │ │ │ │ │ tsteq r6, r0, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r7, r0, lsl #8 │ │ │ │ │ @ instruction: 0x011bbb90 │ │ │ │ │ @ instruction: 0x01162a90 │ │ │ │ │ - sbceq r4, r0, r8, asr #7 │ │ │ │ │ + strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ @ instruction: 0x01162eb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ @ instruction: 0x011bbb90 │ │ │ │ │ tsteq r6, r8, asr #29 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01162ed0 │ │ │ │ │ @@ -2498984,15 +2498756,15 @@ │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x01162fd0 │ │ │ │ │ tsteq r6, r0, lsl pc │ │ │ │ │ tsteq r6, r8, lsl pc │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r0, lsr #30 │ │ │ │ │ - sbceq r4, r0, r8, asr #7 │ │ │ │ │ + strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r6, r8, ror pc │ │ │ │ │ tsteq r6, r8, lsr #30 │ │ │ │ │ tsteq r6, r0, lsr pc │ │ │ │ │ sbcseq r8, r4, r0, lsl r2 │ │ │ │ │ tsteq r6, r8, lsr pc │ │ │ │ │ sbcseq r8, r4, r8, lsr r2 │ │ │ │ │ tsteq r6, r0, asr #30 │ │ │ │ │ @@ -2499033,22 +2498805,22 @@ │ │ │ │ │ ldrsbteq r8, [pc], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, ror #3 │ │ │ │ │ @ instruction: 0x01162fd8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #31 │ │ │ │ │ + tsteq r6, r8 │ │ │ │ │ + eoreq ip, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01162ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl r0 │ │ │ │ │ - tsteq r6, r8 │ │ │ │ │ - eoreq ip, r2, #208, 14 @ 0x3400000 │ │ │ │ │ + @ instruction: 0x01162ff8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl r0 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq pc, fp, r8 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2499292,15 +2499064,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r8, lsl #28 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, ror #7 │ │ │ │ │ + rsbseq r0, sl, r8, asr #6 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r8, ror #28 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ @@ -2499326,15 +2499098,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, lsr r7 │ │ │ │ │ @ instruction: 0x0104269d │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, lsl r7 │ │ │ │ │ + ldrdeq ip, [r2], #120 @ 0x78 │ │ │ │ │ teqeq r7, r5, asr r3 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ sbceq r5, r1, r0, asr #8 │ │ │ │ │ @ instruction: 0x010428bd │ │ │ │ │ @@ -2499356,15 +2499128,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq fp, r8, r8, asr #15 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r0, lsl #6 │ │ │ │ │ + ldrsbteq sp, [pc], r8 │ │ │ │ │ smlabbeq r4, sp, r7, r2 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq lr, [r0], #200 @ 0xc8 │ │ │ │ │ tsteq r4, sp, lsr #14 │ │ │ │ │ @@ -2499422,21 +2499194,21 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq fp, [r2], #0 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r8, lsl #10 │ │ │ │ │ + sbceq lr, r2, r0, ror #9 │ │ │ │ │ tsteq r4, sp, ror r8 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r0, lsr #2 │ │ │ │ │ + strdeq r6, [r2], #8 │ │ │ │ │ teqeq r7, r1, asr #5 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2499530,15 +2499302,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r9, r7, r8, r7 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r2, [r0], #8 │ │ │ │ │ + sbceq r2, r0, r8, asr #2 │ │ │ │ │ teqeq r7, r5, ror sl │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2499554,21 +2499326,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq sp, [r2], #0 │ │ │ │ │ smlawteq sp, r1, lr, ip │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8, asr #27 │ │ │ │ │ + sbceq sl, r2, r0, asr sp │ │ │ │ │ @ instruction: 0x012e1d61 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsr r0 │ │ │ │ │ + ldrdeq ip, [r2], #240 @ 0xf0 │ │ │ │ │ msreq CPSR_fsc, r5, lsr #8 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r0, lsr pc │ │ │ │ │ msreq CPSR_fsc, r9 @ │ │ │ │ │ @@ -2499608,15 +2499380,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r1, r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r8, lsr #21 │ │ │ │ │ + sbceq sp, r1, r0, lsl #21 │ │ │ │ │ @ instruction: 0x012e0221 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r0, ror r1 │ │ │ │ │ smlawbeq lr, sp, fp, r3 │ │ │ │ │ @@ -2499680,15 +2499452,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x012e0161 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r8, lsl r9 │ │ │ │ │ + strdeq fp, [r2], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x012e1a5d │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r1, r2, r0, r9 │ │ │ │ │ smlawbeq sp, sp, r3, pc @ │ │ │ │ │ @@ -2499698,27 +2499470,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r4, [r2], #120 @ 0x78 │ │ │ │ │ @ instruction: 0x012e1975 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r1], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x012e2499 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ eoreq r0, r9, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8, lsr #16 │ │ │ │ │ + sbceq sl, r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0x012e3aa9 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r9, [fp], r0 │ │ │ │ │ + adcseq r9, fp, r8, lsr #11 │ │ │ │ │ ldrdeq r2, [lr, -r5]! │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r4, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r8, ror #13 │ │ │ │ │ @ instruction: 0x012dcfa5 │ │ │ │ │ @@ -2499758,33 +2499530,33 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, ror #4 │ │ │ │ │ + sbceq ip, r2, r8, lsl #5 │ │ │ │ │ teqeq r7, r1, ror r8 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r9, [r7], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, pc, asr r0 │ │ │ │ │ andeq r0, r0, pc, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, asr #27 │ │ │ │ │ + sbceq r3, r2, r0, asr sp │ │ │ │ │ @ instruction: 0x012e14ed │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r0, ror #29 │ │ │ │ │ + strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x012e3831 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, lsr #27 │ │ │ │ │ @ instruction: 0x012e2d99 │ │ │ │ │ @@ -2499800,15 +2499572,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsl #26 │ │ │ │ │ + ldrsbteq r9, [sl], r8 │ │ │ │ │ @ instruction: 0x012e3bed │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, sl, r8, asr #7 │ │ │ │ │ @ instruction: 0x012e3795 │ │ │ │ │ @@ -2499920,21 +2499692,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, asr sp │ │ │ │ │ @ instruction: 0x01237679 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r0, lsr r0 │ │ │ │ │ + sbceq r8, r2, r8 │ │ │ │ │ strdeq r7, [r3, -r1]! │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsr #27 │ │ │ │ │ + adcseq r9, sl, r8, ror sp │ │ │ │ │ @ instruction: 0x01237a65 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r8, lsr #26 │ │ │ │ │ smlawteq r3, r1, r9, r7 │ │ │ │ │ @@ -2499950,15 +2499722,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8, lsr #1 │ │ │ │ │ @ instruction: 0x01237895 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r0, lsr #22 │ │ │ │ │ + ldrsbteq r9, [fp], r0 │ │ │ │ │ @ instruction: 0x0123a215 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, ror r1 @ │ │ │ │ │ @ instruction: 0x0123a969 │ │ │ │ │ @@ -2499980,21 +2499752,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r1, r8, lsr ip │ │ │ │ │ @ instruction: 0x0123abb5 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, ror #24 │ │ │ │ │ + adcseq sl, ip, r8, lsr ip │ │ │ │ │ @ instruction: 0x0123a511 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r9, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq r9, r2, r8, asr #27 │ │ │ │ │ @ instruction: 0x01237505 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r2, [r1], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x0123b335 │ │ │ │ │ @@ -2500016,21 +2499788,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r8, ror #3 │ │ │ │ │ teqeq r7, sp @ │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, asr #18 │ │ │ │ │ + smulleq r5, r2, r0, r9 │ │ │ │ │ teqeq r7, sp @ │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r8, lsl #25 │ │ │ │ │ + sbceq r1, r1, r0, ror #24 │ │ │ │ │ strdeq sl, [r3, -r1]! │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r8, lsl #15 │ │ │ │ │ @ instruction: 0x0123a801 │ │ │ │ │ @@ -2500046,46 +2499818,46 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, asr #8 │ │ │ │ │ @ instruction: 0x0123aa4d │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, lsr r7 │ │ │ │ │ + sbceq lr, r1, r8, lsl #15 │ │ │ │ │ smlawteq r3, sp, r4, r9 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq r9, pc, r8, fp @ │ │ │ │ │ + adcseq r9, pc, r0, ror fp @ │ │ │ │ │ @ instruction: 0x012e5851 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlawteq pc, r8, r8, sl @ │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ │ ... │ │ │ │ │ adceq r0, sl, r0, lsl #23 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ - tsteq r6, r8, lsr #32 │ │ │ │ │ + tsteq r6, r0, lsl r0 │ │ │ │ │ andle r3, ip, lr, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl r0 │ │ │ │ │ + tsteq r6, r0, lsr r0 │ │ │ │ │ + andle r0, r0, sp, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, rrx │ │ │ │ │ - tsteq r6, r0, lsr r0 │ │ │ │ │ - andle r0, r0, sp, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq ip, r2, #0, 16 │ │ │ │ │ tsteq r6, r0, asr r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, lsl lr │ │ │ │ │ tsteq r6, r8, asr r0 │ │ │ │ │ @@ -2500097,69 +2499869,69 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164090 │ │ │ │ │ + tsteq r6, r8, lsr #1 │ │ │ │ │ + eoreq ip, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r4, [r6, -r0] │ │ │ │ │ - tsteq r6, r8, lsr #1 │ │ │ │ │ - eoreq ip, r2, #24, 16 @ 0x180000 │ │ │ │ │ - tsteq r6, r8, asr #1 │ │ │ │ │ - andle r8, r6, lr, lsr r8 │ │ │ │ │ + tsteq r6, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [r6, -r8] │ │ │ │ │ + ldrheq r4, [r6, -r0] │ │ │ │ │ + andle r8, r6, lr, lsr r8 │ │ │ │ │ + ldrsbeq r4, [r6, -r0] │ │ │ │ │ + andle r0, r0, r6, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [r6, -r8] │ │ │ │ │ - ldrsbeq r4, [r6, -r0] │ │ │ │ │ - andle r0, r0, r6, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq ip, r2, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [r6, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [r6, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ │ + tsteq r6, r0, lsr r1 │ │ │ │ │ + eoreq ip, r2, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #2 │ │ │ │ │ tsteq r6, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr r1 │ │ │ │ │ - tsteq r6, r0, lsr r1 │ │ │ │ │ - eoreq ip, r2, #96, 16 @ 0x600000 │ │ │ │ │ - tsteq r6, r0, asr r1 │ │ │ │ │ - andle lr, r1, r0, ror r9 │ │ │ │ │ + tsteq r6, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ │ + tsteq r6, r8, lsr r1 │ │ │ │ │ + andle lr, r1, r0, ror r9 │ │ │ │ │ + tsteq r6, r8, asr r1 │ │ │ │ │ + ldrdle r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r1 │ │ │ │ │ - tsteq r6, r8, asr r1 │ │ │ │ │ - ldrdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq ip, r2, #144, 16 @ 0x900000 │ │ │ │ │ tsteq r6, r8, ror #2 │ │ │ │ │ sbceq r1, r0, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2500169,17 +2499941,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #3 │ │ │ │ │ @ instruction: 0x01164198 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r8, asr #22 │ │ │ │ │ @ instruction: 0x011bbbd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r2 │ │ │ │ │ + @ instruction: 0x011642d0 │ │ │ │ │ + eoreq ip, r2, #192, 16 @ 0xc00000 │ │ │ │ │ @ instruction: 0x011641b8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r1, r0, lsr r5 │ │ │ │ │ @ instruction: 0x011818d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr r0 │ │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ │ @@ -2500241,69 +2500013,69 @@ │ │ │ │ │ @ instruction: 0x01164290 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011642b8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r0, lsr #5 │ │ │ │ │ sbceq fp, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011642d8 │ │ │ │ │ - @ instruction: 0x011642d0 │ │ │ │ │ - eoreq ip, r2, #168, 16 @ 0xa80000 │ │ │ │ │ - @ instruction: 0x011642f0 │ │ │ │ │ - andle pc, r5, r6, lsl lr @ │ │ │ │ │ + tsteq r6, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #5 │ │ │ │ │ + @ instruction: 0x011642d8 │ │ │ │ │ + andle pc, r5, r6, lsl lr @ │ │ │ │ │ + @ instruction: 0x011642f8 │ │ │ │ │ + andle r0, r0, r5, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011642f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r3 │ │ │ │ │ - @ instruction: 0x011642f8 │ │ │ │ │ - andle r0, r0, r5, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq ip, r2, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r6, r8, lsl #6 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ │ adcseq r5, r1, r0, lsl #17 │ │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #6 │ │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq r5, [lr], r8 │ │ │ │ │ + adceq r5, lr, r8, lsl #3 │ │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r3 │ │ │ │ │ + tsteq r6, r0, ror r3 │ │ │ │ │ + eoreq ip, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ │ - tsteq r6, r0, ror r3 │ │ │ │ │ - eoreq ip, r2, #240, 16 @ 0xf00000 │ │ │ │ │ - @ instruction: 0x01164390 │ │ │ │ │ - ldrdle r6, [r0], -r0 │ │ │ │ │ + tsteq r6, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ │ + tsteq r6, r8, ror r3 │ │ │ │ │ + ldrdle r6, [r0], -r0 │ │ │ │ │ + @ instruction: 0x01164398 │ │ │ │ │ + @ instruction: 0xd0000abe │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01164390 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #7 │ │ │ │ │ - @ instruction: 0x01164398 │ │ │ │ │ - @ instruction: 0xd0000abe │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq ip, r2, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #7 │ │ │ │ │ @ instruction: 0x011643b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, sp, r8, lsl r5 │ │ │ │ │ @@ -2500327,79 +2500099,79 @@ │ │ │ │ │ tsteq r6, r8, lsl #8 │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ tsteq r6, r0, lsl r4 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ │ + tsteq r6, r8, asr r4 │ │ │ │ │ + eoreq ip, r2, #80, 18 @ 0x140000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror r4 │ │ │ │ │ tsteq r6, r8, ror #8 │ │ │ │ │ - tsteq r6, r8, asr r4 │ │ │ │ │ - eoreq ip, r2, #56, 18 @ 0xe0000 │ │ │ │ │ - tsteq r6, r0, lsl #9 │ │ │ │ │ strdle pc, [r1], -sl │ │ │ │ │ adcseq ip, r9, r0, lsr #30 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror r4 │ │ │ │ │ + tsteq r6, r8, lsl #9 │ │ │ │ │ + mulle r0, r4, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164490 │ │ │ │ │ - tsteq r6, r8, lsl #9 │ │ │ │ │ - mulle r0, r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq ip, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011644b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011644b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #9 │ │ │ │ │ + tsteq r6, r0, ror #9 │ │ │ │ │ + eoreq ip, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011644d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #9 │ │ │ │ │ - tsteq r6, r0, ror #9 │ │ │ │ │ - eoreq ip, r2, #128, 18 @ 0x200000 │ │ │ │ │ - tsteq r6, r0, lsl r5 │ │ │ │ │ - andle pc, r1, r6, lsl #26 │ │ │ │ │ + @ instruction: 0x011644d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #10 │ │ │ │ │ + tsteq r6, r8, ror #9 │ │ │ │ │ + andle pc, r1, r6, lsl #26 │ │ │ │ │ + tsteq r6, r8, lsl r5 │ │ │ │ │ + strdle r0, [r0], -r3 │ │ │ │ │ @ instruction: 0x011644f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #10 │ │ │ │ │ - tsteq r6, r8, lsl r5 │ │ │ │ │ - strdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq ip, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r5 │ │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r8, lsr r5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2500413,95 +2500185,95 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #11 │ │ │ │ │ + @ instruction: 0x011645b8 │ │ │ │ │ + eoreq ip, r2, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #11 │ │ │ │ │ + @ instruction: 0x011645b0 │ │ │ │ │ @ instruction: 0x01164598 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ tsteq r6, r0, lsl #6 │ │ │ │ │ tsteq r5, r8, lsl #25 │ │ │ │ │ tsteq r6, r8, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ │ - @ instruction: 0x011645b8 │ │ │ │ │ - eoreq ip, r2, #200, 18 @ 0x320000 │ │ │ │ │ - @ instruction: 0x011645d8 │ │ │ │ │ - andle pc, r5, r4, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #11 │ │ │ │ │ + tsteq r6, r0, asr #11 │ │ │ │ │ + andle pc, r5, r4, asr #29 │ │ │ │ │ + tsteq r6, r0, ror #11 │ │ │ │ │ + strdle r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011645d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011645d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #11 │ │ │ │ │ - tsteq r6, r0, ror #11 │ │ │ │ │ - strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq ip, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011645f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115c2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #12 │ │ │ │ │ + tsteq r6, r0, lsr r6 │ │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010f6d90 │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr r6 │ │ │ │ │ + tsteq r6, r8, asr r6 │ │ │ │ │ + eoreq ip, r2, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ │ tsteq r6, r0, asr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, ror #9 │ │ │ │ │ @ instruction: 0x011bbc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #12 │ │ │ │ │ - tsteq r6, r8, asr r6 │ │ │ │ │ - eoreq ip, r2, #16, 20 @ 0x10000 │ │ │ │ │ - tsteq r6, r8, ror r6 │ │ │ │ │ - andle pc, r5, r9, asr #31 │ │ │ │ │ + tsteq r6, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ │ + tsteq r6, r0, ror #12 │ │ │ │ │ + andle pc, r5, r9, asr #31 │ │ │ │ │ + tsteq r6, r0, lsl #13 │ │ │ │ │ + andle r0, r0, r6, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #13 │ │ │ │ │ - tsteq r6, r0, lsl #13 │ │ │ │ │ - andle r0, r0, r6, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq ip, r2, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011646b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #14 │ │ │ │ │ + tsteq r6, r8, ror #14 │ │ │ │ │ tsteq r6, r0, asr #13 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r1, r8, lsl sl │ │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ │ tsteq r6, r8, lsl r7 │ │ │ │ │ @@ -2500536,20 +2500308,20 @@ │ │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ │ tsteq r6, r0, asr r7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ │ sbceq r5, r0, r0, lsr #22 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ │ + @ instruction: 0x011647d0 │ │ │ │ │ + eoreq ip, r2, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011647d8 │ │ │ │ │ + tsteq r6, r8, asr #15 │ │ │ │ │ tsteq r6, r0, lsl #15 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq lr, r0, r8, asr r6 │ │ │ │ │ tsteq r6, r8, asr #14 │ │ │ │ │ tsteq r6, r0, lsr #15 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x01164798 │ │ │ │ │ @@ -2500562,37 +2500334,37 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r6, r8, lsl #15 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r6, r0, asr #15 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r8, lsr #15 │ │ │ │ │ sbceq ip, r0, r0, asr #3 │ │ │ │ │ - @ instruction: 0x011647d0 │ │ │ │ │ - eoreq ip, r2, #88, 20 @ 0x58000 │ │ │ │ │ - @ instruction: 0x011647f0 │ │ │ │ │ - andle fp, r1, r6, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #15 │ │ │ │ │ + @ instruction: 0x011647d8 │ │ │ │ │ + andle fp, r1, r6, lsl #29 │ │ │ │ │ + tsteq r6, r8, ror r8 │ │ │ │ │ + andle r0, r0, r7, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011647f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #17 │ │ │ │ │ - tsteq r6, r8, ror r8 │ │ │ │ │ - andle r0, r0, r7, lsl #13 │ │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsl #10 │ │ │ │ │ @ instruction: 0x011bbcb0 │ │ │ │ │ tsteq r6, r0, ror #7 │ │ │ │ │ sbceq r1, r2, r8, asr #27 │ │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ │ @ instruction: 0x011bbcb0 │ │ │ │ │ - adceq r0, sp, r0, lsr #22 │ │ │ │ │ + adceq r0, sp, r0, lsl fp │ │ │ │ │ tsteq r5, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, lsl #1 │ │ │ │ │ @@ -2500607,61 +2500379,61 @@ │ │ │ │ │ tsteq r6, r8, ror #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq ip, r2, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164890 │ │ │ │ │ adcseq r7, r0, r8, lsl lr │ │ │ │ │ tsteq r5, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011648b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011648b8 │ │ │ │ │ + @ instruction: 0x011648d8 │ │ │ │ │ + eoreq ip, r2, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #17 │ │ │ │ │ ldrsbteq r6, [sp], r8 │ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011648d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl r9 │ │ │ │ │ tsteq r6, r0, lsl r9 │ │ │ │ │ - @ instruction: 0x011648d8 │ │ │ │ │ - eoreq ip, r2, #160, 20 @ 0xa0000 │ │ │ │ │ - tsteq r6, r8, lsr #18 │ │ │ │ │ andle sp, r1, r6, asr #21 │ │ │ │ │ tsteq r6, r8, ror #17 │ │ │ │ │ subeq r8, r9, r0, ror #30 │ │ │ │ │ @ instruction: 0x011648f0 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ @ instruction: 0x011648f8 │ │ │ │ │ umaaleq r8, r9, r8, pc @ │ │ │ │ │ tsteq r6, r0, lsl #18 │ │ │ │ │ umaaleq r8, r9, r8, pc @ │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ subeq r9, r9, r0, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl r9 │ │ │ │ │ + tsteq r6, r0, lsr r9 │ │ │ │ │ + andle r0, r0, ip, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r9 │ │ │ │ │ - tsteq r6, r0, lsr r9 │ │ │ │ │ - andle r0, r0, ip, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq ip, r2, #208, 20 @ 0xd0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2500669,17 +2500441,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ │ + tsteq r6, r0, asr #22 │ │ │ │ │ + eoreq ip, r2, #0, 22 │ │ │ │ │ tsteq r6, r8, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl #21 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ tsteq r6, r0, lsr #19 │ │ │ │ │ @@ -2500781,49 +2500553,49 @@ │ │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #22 │ │ │ │ │ - tsteq r6, r0, asr #22 │ │ │ │ │ - eoreq ip, r2, #232, 20 @ 0xe8000 │ │ │ │ │ - tsteq r6, r8, ror #22 │ │ │ │ │ - andle sp, r1, r0, lsl #21 │ │ │ │ │ + tsteq r6, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ │ + andle sp, r1, r0, lsl #21 │ │ │ │ │ + tsteq r6, r0, ror fp │ │ │ │ │ + andle r0, r0, r5, asr #32 │ │ │ │ │ adcseq sp, r4, r8, lsr #1 │ │ │ │ │ tsteq r5, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ │ - tsteq r6, r0, ror fp │ │ │ │ │ - andle r0, r0, r5, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #0, 22 │ │ │ │ │ + eoreq ip, r2, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164bb0 │ │ │ │ │ + tsteq r6, r0, ror #24 │ │ │ │ │ + eoreq ip, r2, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #24 │ │ │ │ │ + tsteq r6, r8, asr ip │ │ │ │ │ tsteq r6, r8, asr #23 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r1, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01181998 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsr sl │ │ │ │ │ tsteq r6, r0, lsl ip │ │ │ │ │ @@ -2500854,20 +2500626,20 @@ │ │ │ │ │ tsteq r6, r8, lsr #24 │ │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r0, asr ip │ │ │ │ │ sbceq r9, r0, r0, ror #19 │ │ │ │ │ tsteq r6, r8, lsr ip │ │ │ │ │ tsteq r6, r8, ror #23 │ │ │ │ │ - tsteq r6, r0, ror #24 │ │ │ │ │ - eoreq ip, r2, #48, 22 @ 0xc000 │ │ │ │ │ - @ instruction: 0x01164cd0 │ │ │ │ │ - andle ip, r1, r2, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #25 │ │ │ │ │ + tsteq r6, r8, ror #24 │ │ │ │ │ + andle ip, r1, r2, lsl ip │ │ │ │ │ + @ instruction: 0x01164cd8 │ │ │ │ │ + andle r0, r0, r4, asr #18 │ │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, ror #23 │ │ │ │ │ adcseq r3, r1, r0, ror #24 │ │ │ │ │ tsteq r6, r0, asr #24 │ │ │ │ │ @ instruction: 0x01164c90 │ │ │ │ │ @@ -2500883,35 +2500655,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x01164c98 │ │ │ │ │ sbceq ip, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01164cd0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ - @ instruction: 0x01164cd8 │ │ │ │ │ - andle r0, r0, r4, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq ip, r2, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl sp │ │ │ │ │ + tsteq r6, r0, ror sp │ │ │ │ │ + eoreq ip, r2, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #27 │ │ │ │ │ + tsteq r6, r8, ror #26 │ │ │ │ │ tsteq r6, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ adcseq r7, ip, r0, ror #23 │ │ │ │ │ tsteq r5, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2500922,118 +2500694,118 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #25 │ │ │ │ │ - tsteq r6, r0, ror sp │ │ │ │ │ - eoreq ip, r2, #120, 22 @ 0x1e000 │ │ │ │ │ - @ instruction: 0x01164df8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr #27 │ │ │ │ │ + tsteq r6, r0, asr #27 │ │ │ │ │ andle sp, r1, r7, asr r5 │ │ │ │ │ tsteq r6, r0, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011bbcf8 │ │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ │ cmpeq r6, r8, lsr #31 │ │ │ │ │ @ instruction: 0x01164d98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011bbcf8 │ │ │ │ │ tsteq r6, r8, lsr #27 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #31 │ │ │ │ │ @ instruction: 0x01164db8 │ │ │ │ │ sbceq r1, r0, r8, lsr ip │ │ │ │ │ adceq pc, lr, r0, asr #5 │ │ │ │ │ @ instruction: 0x0115c490 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0115c490 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #27 │ │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ │ + andle r0, r0, r9, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164df0 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, ror #27 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r1, r0, lsr #9 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ adceq r3, pc, r8, asr #29 │ │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01164df8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #28 │ │ │ │ │ - tsteq r6, r0, lsl #28 │ │ │ │ │ - andle r0, r0, r9, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq ip, r2, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr lr │ │ │ │ │ + tsteq r6, r8, ror lr │ │ │ │ │ + eoreq ip, r2, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #29 │ │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ │ - eoreq ip, r2, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq r6, r8, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01164e98 │ │ │ │ │ tsteq r6, r8, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ cmpeq r6, r0, lsr #2 │ │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ - tsteq r6, r8, lsr #29 │ │ │ │ │ + tsteq r6, r0, lsl #29 │ │ │ │ │ andle lr, r1, sp, lsr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01164e98 │ │ │ │ │ + @ instruction: 0x01164eb0 │ │ │ │ │ + andle r0, r0, fp, lsl r1 │ │ │ │ │ @ instruction: 0x01164e90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, lr, r8, ror r8 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164eb8 │ │ │ │ │ - @ instruction: 0x01164eb0 │ │ │ │ │ - andle r0, r0, fp, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq ip, r2, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164ef8 │ │ │ │ │ + tsteq r6, r0, ror #30 │ │ │ │ │ + eoreq ip, r2, #32, 24 @ 0x2000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a2198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror pc │ │ │ │ │ + tsteq r6, r8, asr pc │ │ │ │ │ tsteq r6, r8, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r6, r0, lsr #30 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sl, r6, r0, asr #11 │ │ │ │ │ @@ -2501046,24 +2500818,24 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ tsteq r6, r8, lsr #26 │ │ │ │ │ tsteq r5, r8, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ - tsteq r6, r0, ror #30 │ │ │ │ │ - eoreq ip, r2, #8, 24 @ 0x800 │ │ │ │ │ - tsteq r6, r0, asr #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl #31 │ │ │ │ │ + tsteq r6, r8, ror pc │ │ │ │ │ andle pc, r1, r8, lsr r3 @ │ │ │ │ │ tsteq r6, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsl #2 │ │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #31 │ │ │ │ │ + @ instruction: 0x01164fd8 │ │ │ │ │ + strdle r0, [r0], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164fb8 │ │ │ │ │ @ instruction: 0x01164f98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r2, [lr], r0 @ │ │ │ │ │ @ instruction: 0x011e5df0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2501071,23 +2500843,23 @@ │ │ │ │ │ tsteq r6, r0, lsr pc │ │ │ │ │ rsceq r7, r8, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01164fb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #31 │ │ │ │ │ - @ instruction: 0x01164fd8 │ │ │ │ │ - strdle r0, [r0], -r1 │ │ │ │ │ @ instruction: 0x01164fd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq ip, r2, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01164ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ │ tsteq r6, r8, lsl r0 │ │ │ │ │ @@ -2501101,57 +2500873,57 @@ │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ tsteq r6, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #32 │ │ │ │ │ + tsteq r6, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #32 │ │ │ │ │ + tsteq r6, r0, rrx │ │ │ │ │ + eoreq ip, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01165090 │ │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ │ - tsteq r6, r0, rrx │ │ │ │ │ - eoreq ip, r2, #80, 24 @ 0x5000 │ │ │ │ │ - ldrsbeq r5, [r6, -r0] │ │ │ │ │ andle ip, r1, lr, lsl #10 │ │ │ │ │ tsteq r6, r0, ror r0 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, asr #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01165090 │ │ │ │ │ + ldrsbeq r5, [r6, -r8] │ │ │ │ │ + andle r0, r0, r7, lsl #4 │ │ │ │ │ tsteq r6, r8, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011bbdd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #2 │ │ │ │ │ + ldrsbeq r5, [r6, -r0] │ │ │ │ │ tsteq r6, r8, lsr #1 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ ldrheq r5, [r6, -r8] │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r5, [r6, -r0] │ │ │ │ │ tsteq r6, r8, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0115b5d8 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ - ldrsbeq r5, [r6, -r8] │ │ │ │ │ - andle r0, r0, r7, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq ip, r2, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r6, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119e7b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01194fb0 │ │ │ │ │ tsteq r6, r0, lsl #2 │ │ │ │ │ @@ -2501167,37 +2500939,37 @@ │ │ │ │ │ adcseq r1, r0, r0, ror #13 │ │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #2 │ │ │ │ │ + tsteq r6, r8, lsl #3 │ │ │ │ │ + eoreq ip, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01165190 │ │ │ │ │ + tsteq r6, r0, ror r1 │ │ │ │ │ @ instruction: 0x011686f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ - tsteq r6, r8, lsl #3 │ │ │ │ │ - eoreq ip, r2, #152, 24 @ 0x9800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr #3 │ │ │ │ │ tsteq r6, r0, ror #2 │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ - tsteq r6, r8, asr r2 │ │ │ │ │ + @ instruction: 0x01165190 │ │ │ │ │ mulle r1, pc, fp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #3 │ │ │ │ │ + tsteq r6, r8, lsl r3 │ │ │ │ │ + andle r0, r0, r6, ror #2 │ │ │ │ │ tsteq r6, r0, lsr #3 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r2 │ │ │ │ │ @ instruction: 0x011651b8 │ │ │ │ │ @@ -2501237,17 +2501009,17 @@ │ │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ sbceq r8, r0, r8, ror #13 │ │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ │ @ instruction: 0x011651d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ │ - tsteq r6, r8, lsl r3 │ │ │ │ │ - andle r0, r0, r6, ror #2 │ │ │ │ │ @ instruction: 0x011652f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, ror r2 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r2, r1, r0, asr r6 │ │ │ │ │ tsteq r6, r8, lsr r2 │ │ │ │ │ tsteq r6, r0, lsl #5 │ │ │ │ │ @@ -2501270,15 +2501042,15 @@ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r6, r8, ror #4 │ │ │ │ │ tsteq r6, r0, lsr #1 │ │ │ │ │ tsteq r6, r0, ror #5 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x011652d8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r2, sp, r8, asr #1 │ │ │ │ │ + strdeq r2, [sp], r8 @ │ │ │ │ │ tsteq r6, r8, ror r2 │ │ │ │ │ @ instruction: 0x011652b8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011652f0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r8, asr #5 │ │ │ │ │ adcseq r9, r9, r8, ror #13 │ │ │ │ │ @@ -2501287,15 +2501059,15 @@ │ │ │ │ │ tsteq r6, r0, lsr #31 │ │ │ │ │ sbceq r9, r3, r8, lsl #30 │ │ │ │ │ tsteq r6, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq ip, r2, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ │ tsteq r6, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r0, lsl #26 │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2501307,39 +2501079,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ umlaleq r9, pc, r8, r3 @ │ │ │ │ │ @ instruction: 0x011bbe90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #7 │ │ │ │ │ + tsteq r6, r8, lsl #7 │ │ │ │ │ tsteq r6, r8, ror r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlaleq r2, lr, r8, r9 │ │ │ │ │ tsteq r6, r0, asr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #7 │ │ │ │ │ + tsteq r6, r0, lsr #7 │ │ │ │ │ + eoreq ip, r2, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #7 │ │ │ │ │ - tsteq r6, r0, lsr #7 │ │ │ │ │ - eoreq ip, r2, #224, 24 @ 0xe000 │ │ │ │ │ - tsteq r6, r0, asr #7 │ │ │ │ │ - andle ip, r1, r6, lsr #20 │ │ │ │ │ + @ instruction: 0x01165398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011653b0 │ │ │ │ │ + tsteq r6, r8, lsr #7 │ │ │ │ │ + andle ip, r1, r6, lsr #20 │ │ │ │ │ + tsteq r6, r8, asr #7 │ │ │ │ │ + andle r0, r0, fp, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011653b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #7 │ │ │ │ │ - tsteq r6, r8, asr #7 │ │ │ │ │ - andle r0, r0, fp, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq ip, r2, #16, 26 @ 0x400 │ │ │ │ │ @ instruction: 0x011653d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010f1398 │ │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2501349,85 +2501121,85 @@ │ │ │ │ │ adcseq pc, r5, r8, lsl #25 │ │ │ │ │ tsteq fp, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #8 │ │ │ │ │ + tsteq r6, r8, lsr #8 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ @ instruction: 0x011e5eb8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #8 │ │ │ │ │ + tsteq r6, r0, asr #8 │ │ │ │ │ + eoreq ip, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #8 │ │ │ │ │ - tsteq r6, r0, asr #8 │ │ │ │ │ - eoreq ip, r2, #40, 26 @ 0xa00 │ │ │ │ │ - tsteq r6, r0, ror #8 │ │ │ │ │ - andle ip, r1, r3, lsl #18 │ │ │ │ │ + tsteq r6, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r4 │ │ │ │ │ + tsteq r6, r8, asr #8 │ │ │ │ │ + andle ip, r1, r3, lsl #18 │ │ │ │ │ + tsteq r6, r8, ror #8 │ │ │ │ │ + andle r0, r0, r2, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ │ - tsteq r6, r8, ror #8 │ │ │ │ │ - andle r0, r0, r2, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq ip, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01165498 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #9 │ │ │ │ │ + @ instruction: 0x011654d8 │ │ │ │ │ + eoreq ip, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011654b8 │ │ │ │ │ @ instruction: 0x011654b0 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x0110add8 │ │ │ │ │ tsteq r2, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #9 │ │ │ │ │ - @ instruction: 0x011654d8 │ │ │ │ │ - eoreq ip, r2, #112, 26 @ 0x1c00 │ │ │ │ │ + tsteq r6, r0, asr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011654f8 │ │ │ │ │ @ instruction: 0x011654d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsr #12 │ │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ │ - tsteq r6, r0, lsr #10 │ │ │ │ │ + tsteq r6, r0, ror #9 │ │ │ │ │ ldrdle lr, [r1], -sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011654f8 │ │ │ │ │ + tsteq r6, r8, lsr #10 │ │ │ │ │ + andle r0, r0, r5, lsr r0 │ │ │ │ │ @ instruction: 0x011654f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r8, ror r5 │ │ │ │ │ + ldrsbteq r0, [r0], r8 │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #10 │ │ │ │ │ + tsteq r6, r0, lsr #10 │ │ │ │ │ tsteq r6, r8, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r0, [r2], r0 │ │ │ │ │ + adcseq r0, r2, r0, lsl r2 │ │ │ │ │ tsteq lr, r0, ror #29 │ │ │ │ │ - ldrdeq r6, [pc], r8 @ │ │ │ │ │ + adceq r6, pc, r0, lsl r9 @ │ │ │ │ │ tsteq fp, r0, lsl #31 │ │ │ │ │ - tsteq r6, r8, lsr #10 │ │ │ │ │ - andle r0, r0, r5, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq ip, r2, #160, 26 @ 0x2800 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, lsl #11 │ │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ │ tsteq r6, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2501437,63 +2501209,63 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r5 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #11 │ │ │ │ │ + @ instruction: 0x01165598 │ │ │ │ │ + eoreq ip, r2, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01165590 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #11 │ │ │ │ │ @ instruction: 0x011655b8 │ │ │ │ │ - @ instruction: 0x01165598 │ │ │ │ │ - eoreq ip, r2, #184, 26 @ 0x2e00 │ │ │ │ │ - @ instruction: 0x011655d0 │ │ │ │ │ andle ip, r1, r6, lsl r7 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ @ instruction: 0x011655b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011bbf98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #11 │ │ │ │ │ + tsteq r6, r0, ror #11 │ │ │ │ │ + andle r0, r0, ip, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011655d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #11 │ │ │ │ │ - tsteq r6, r0, ror #11 │ │ │ │ │ - andle r0, r0, ip, ror #3 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq ip, r2, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011655f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011655f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl r6 │ │ │ │ │ + tsteq r6, r0, lsr #12 │ │ │ │ │ sbceq sl, r0, r8, lsl #10 │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #12 │ │ │ │ │ + tsteq r6, r0, lsr #13 │ │ │ │ │ + eoreq ip, r2, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #13 │ │ │ │ │ - tsteq r6, r0, lsr #13 │ │ │ │ │ - eoreq ip, r2, #0, 28 │ │ │ │ │ + tsteq r6, r0, lsr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011656b0 │ │ │ │ │ @ instruction: 0x01165698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsl #13 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ sbceq r8, r3, r0, lsl r2 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ tsteq r6, r0, ror #12 │ │ │ │ │ @@ -2501512,68 +2501284,68 @@ │ │ │ │ │ sbceq r2, r2, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01165690 │ │ │ │ │ tsteq r6, r8, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq r8, r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr #31 │ │ │ │ │ - tsteq r6, r0, asr #13 │ │ │ │ │ + tsteq r6, r8, lsr #13 │ │ │ │ │ andle r8, r1, r8, lsr #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011656b0 │ │ │ │ │ + tsteq r6, r8, asr #13 │ │ │ │ │ + andle r0, r0, r3, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011656b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011656d0 │ │ │ │ │ - tsteq r6, r8, asr #13 │ │ │ │ │ - andle r0, r0, r3, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #24, 28 @ 0x180 │ │ │ │ │ + eoreq ip, r2, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011656d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011656f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #14 │ │ │ │ │ + tsteq r6, r0, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r8, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #14 │ │ │ │ │ + tsteq r6, r8, asr #14 │ │ │ │ │ + eoreq ip, r2, #96, 28 @ 0x600 │ │ │ │ │ tsteq r6, r8, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr r7 │ │ │ │ │ + tsteq r6, r0, asr #14 │ │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ - tsteq r6, r8, asr #14 │ │ │ │ │ - eoreq ip, r2, #72, 28 @ 0x480 │ │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ │ - andle r8, r1, fp, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ │ + tsteq r6, r0, asr r7 │ │ │ │ │ + andle r8, r1, fp, asr #2 │ │ │ │ │ + tsteq r6, r0, ror r7 │ │ │ │ │ + andle r0, r0, pc, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r7 │ │ │ │ │ - tsteq r6, r0, ror r7 │ │ │ │ │ - andle r0, r0, pc, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #96, 28 @ 0x600 │ │ │ │ │ + eoreq ip, r2, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsr r5 │ │ │ │ │ @ instruction: 0x01165790 │ │ │ │ │ tsteq r5, r0, lsr r5 │ │ │ │ │ @ instruction: 0x01165798 │ │ │ │ │ @@ -2501583,25 +2501355,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011657b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011657b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #15 │ │ │ │ │ + tsteq r6, r8, ror #15 │ │ │ │ │ tsteq r6, r8, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ @ instruction: 0x011657d8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #15 │ │ │ │ │ + tsteq r6, r0, lsl #19 │ │ │ │ │ + eoreq ip, r2, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r9 │ │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r1, r0, lsr #17 │ │ │ │ │ @@ -2501693,105 +2501465,105 @@ │ │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ │ sbceq pc, r0, r0, ror #19 │ │ │ │ │ tsteq r6, r8, ror #18 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #19 │ │ │ │ │ - tsteq r6, r0, lsl #19 │ │ │ │ │ - eoreq ip, r2, #144, 28 @ 0x900 │ │ │ │ │ - tsteq r6, r0, lsr #19 │ │ │ │ │ - andle r7, r1, r8, ror pc │ │ │ │ │ + tsteq r6, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165990 │ │ │ │ │ + tsteq r6, r8, lsl #19 │ │ │ │ │ + andle r7, r1, r8, ror pc │ │ │ │ │ + tsteq r6, r8, lsr #19 │ │ │ │ │ + ldrdle r0, [r0], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011659b0 │ │ │ │ │ - tsteq r6, r8, lsr #19 │ │ │ │ │ - ldrdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq ip, r2, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011659b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #19 │ │ │ │ │ @ instruction: 0x011659d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r6, r0, ror #13 │ │ │ │ │ tsteq ip, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011659f0 │ │ │ │ │ + tsteq r6, r8, lsl #20 │ │ │ │ │ + eoreq ip, r2, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011659f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl sl │ │ │ │ │ - tsteq r6, r8, lsl #20 │ │ │ │ │ - eoreq ip, r2, #216, 28 @ 0xd80 │ │ │ │ │ - tsteq r6, r8, lsr #20 │ │ │ │ │ - andle r2, r0, ip, asr #21 │ │ │ │ │ + tsteq r6, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl sl │ │ │ │ │ + tsteq r6, r0, lsl sl │ │ │ │ │ + andle r2, r0, ip, asr #21 │ │ │ │ │ + tsteq r6, r0, lsr sl │ │ │ │ │ + andle r1, r0, r7, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr sl │ │ │ │ │ - tsteq r6, r0, lsr sl │ │ │ │ │ - andle r1, r0, r7, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq ip, r2, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr sl │ │ │ │ │ tsteq r6, r8, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror sl │ │ │ │ │ + @ instruction: 0x01165a90 │ │ │ │ │ + eoreq ip, r2, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01165a98 │ │ │ │ │ - @ instruction: 0x01165a90 │ │ │ │ │ - eoreq ip, r2, #32, 30 @ 0x80 │ │ │ │ │ - tsteq r6, r0, asr #21 │ │ │ │ │ - andle r3, r7, sl, lsl #30 │ │ │ │ │ + tsteq r6, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #21 │ │ │ │ │ + @ instruction: 0x01165a98 │ │ │ │ │ + andle r3, r7, sl, lsl #30 │ │ │ │ │ + @ instruction: 0x01165ad8 │ │ │ │ │ + andle r0, r0, lr, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01165af0 │ │ │ │ │ + tsteq r6, r0, asr #21 │ │ │ │ │ @ instruction: 0x01165ab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r1, [r5], r8 │ │ │ │ │ tsteq ip, r0, lsl #1 │ │ │ │ │ - @ instruction: 0x01165ad8 │ │ │ │ │ - andle r0, r0, lr, asr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01165af0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq ip, r2, #80, 30 @ 0x140 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r3, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2501801,33 +2501573,33 @@ │ │ │ │ │ adcseq r2, lr, r8, lsl #2 │ │ │ │ │ tsteq ip, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ │ + eoreq ip, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr fp │ │ │ │ │ - tsteq r6, r8, asr #22 │ │ │ │ │ - eoreq ip, r2, #104, 30 @ 0x1a0 │ │ │ │ │ - tsteq r6, r8, ror #22 │ │ │ │ │ - andle r4, fp, r3, lsr #30 │ │ │ │ │ + tsteq r6, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ │ + tsteq r6, r0, asr fp │ │ │ │ │ + andle r4, fp, r3, lsr #30 │ │ │ │ │ + tsteq r6, r0, ror #23 │ │ │ │ │ + mulle r0, sl, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #23 │ │ │ │ │ - tsteq r6, r0, ror #23 │ │ │ │ │ - mulle r0, sl, r3 │ │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #3 │ │ │ │ │ tsteq ip, r0, ror #1 │ │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ @ instruction: 0x01165b90 │ │ │ │ │ @@ -2501849,91 +2501621,91 @@ │ │ │ │ │ @ instruction: 0x01165bd0 │ │ │ │ │ @ instruction: 0x01165bb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #128, 30 @ 0x200 │ │ │ │ │ + eoreq ip, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl ip │ │ │ │ │ + tsteq r6, r0, lsr ip │ │ │ │ │ + eoreq ip, r2, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr ip │ │ │ │ │ - tsteq r6, r0, lsr ip │ │ │ │ │ - eoreq ip, r2, #176, 30 @ 0x2c0 │ │ │ │ │ - tsteq r6, r0, ror #24 │ │ │ │ │ - andle lr, r7, r0, lsr #29 │ │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr ip │ │ │ │ │ + tsteq r6, r8, lsr ip │ │ │ │ │ + andle lr, r7, r0, lsr #29 │ │ │ │ │ + tsteq r6, r8, ror #24 │ │ │ │ │ + andle r0, r0, sp, asr #3 │ │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r7, [ip], r0 │ │ │ │ │ ldrsheq r3, [ip, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror ip │ │ │ │ │ - tsteq r6, r8, ror #24 │ │ │ │ │ - andle r0, r0, sp, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r2, #200, 30 @ 0x320 │ │ │ │ │ + eoreq ip, r2, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01165c98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x01165cf0 │ │ │ │ │ + eoreq sp, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01165cf8 │ │ │ │ │ + tsteq r6, r8, ror #25 │ │ │ │ │ @ instruction: 0x01165cb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0114eeb0 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ tsteq r6, r0, lsl #23 │ │ │ │ │ cmpeq r4, r8, lsl #5 │ │ │ │ │ @ instruction: 0x01165cd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01165cd8 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - @ instruction: 0x01165cf0 │ │ │ │ │ - eoreq sp, r2, #8 │ │ │ │ │ - tsteq r6, r0, lsl sp │ │ │ │ │ - andle r4, r7, r9, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x01165cf8 │ │ │ │ │ + andle r4, r7, r9, ror r1 │ │ │ │ │ + @ instruction: 0x01165dd8 │ │ │ │ │ + andle r0, r0, r7, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #27 │ │ │ │ │ - @ instruction: 0x01165dd8 │ │ │ │ │ - andle r0, r0, r7, lsl #2 │ │ │ │ │ tsteq r6, r8, lsr sp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r3, lr, r8, lsl #23 │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2501975,15 +2501747,15 @@ │ │ │ │ │ tsteq r6, r8, asr #27 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01165dd0 │ │ │ │ │ sbceq r5, r0, r8, lsr #21 │ │ │ │ │ tsteq r6, r8, lsr #27 │ │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #32 │ │ │ │ │ + eoreq sp, r2, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ │ @ instruction: 0x01165df8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq lr, r0, r0, ror #11 │ │ │ │ │ @@ -2502001,35 +2501773,35 @@ │ │ │ │ │ tsteq r6, r0, lsl lr │ │ │ │ │ sbceq fp, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ │ + tsteq r6, r8, ror #28 │ │ │ │ │ + eoreq sp, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror lr │ │ │ │ │ - tsteq r6, r8, ror #28 │ │ │ │ │ - eoreq sp, r2, #80 @ 0x50 │ │ │ │ │ - tsteq r6, r8, lsl #29 │ │ │ │ │ - strdle r4, [r7], -r8 │ │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ + tsteq r6, r0, ror lr │ │ │ │ │ + strdle r4, [r7], -r8 │ │ │ │ │ + @ instruction: 0x01165e90 │ │ │ │ │ + andle r0, r0, r6, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01165ef0 │ │ │ │ │ - @ instruction: 0x01165e90 │ │ │ │ │ - andle r0, r0, r6, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #104 @ 0x68 │ │ │ │ │ + eoreq sp, r2, #128 @ 0x80 │ │ │ │ │ tsteq r6, r0, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq sp, [lr], r8 │ │ │ │ │ tsteq ip, r8, asr r1 │ │ │ │ │ @ instruction: 0x011618b0 │ │ │ │ │ @ instruction: 0x01163698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2502112,15 +2501884,15 @@ │ │ │ │ │ sbceq r6, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r6, r8, asr r0 │ │ │ │ │ tsteq r6, r8 │ │ │ │ │ - rscseq r8, sp, r0, lsl #23 │ │ │ │ │ + rscseq r0, lr, r0, lsl #23 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ │ tsteq r6, r0, lsl r0 │ │ │ │ │ tsteq r6, r8, lsl r0 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @@ -2502254,15 +2502026,15 @@ │ │ │ │ │ tsteq r6, r0, lsr #4 │ │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ │ tsteq r6, r8, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [fp], #200 @ 0xc8 │ │ │ │ │ tsteq r6, r8, lsr r2 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r2, pc, r8, asr sp @ │ │ │ │ │ + adceq r2, pc, r8, lsr #26 │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00fffffe │ │ │ │ │ @@ -2502435,15 +2502207,15 @@ │ │ │ │ │ @ instruction: 0x011664d8 │ │ │ │ │ tsteq r4, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r6, r0, r0, r4 │ │ │ │ │ + strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ │ tsteq r6, r0, lsr #10 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ tsteq r6, r0, asr r5 │ │ │ │ │ @@ -2502621,26 +2502393,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr #15 │ │ │ │ │ tsteq r6, r8, ror r7 │ │ │ │ │ @ instruction: 0x011667d0 │ │ │ │ │ @ instruction: 0x011667f0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011667f8 │ │ │ │ │ - smulleq r6, r0, r0, r4 │ │ │ │ │ + strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ tsteq r6, r0, ror #15 │ │ │ │ │ @ instruction: 0x01166790 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @ instruction: 0x011668b0 │ │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ │ tsteq r6, r8, asr r8 │ │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq pc, r0, r0, lsr #2 │ │ │ │ │ + adcseq pc, r0, r8, asr #2 │ │ │ │ │ tsteq r6, r8, ror #15 │ │ │ │ │ tsteq r6, r0, lsr r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2502823,17 +2502595,17 @@ │ │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror fp │ │ │ │ │ + @ instruction: 0x011678b0 │ │ │ │ │ + eoreq sp, r2, #176 @ 0xb0 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, sp, r0, ror r8 │ │ │ │ │ @ instruction: 0x011c31d0 │ │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ @@ -2502847,15 +2502619,15 @@ │ │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011685b0 │ │ │ │ │ + tsteq r6, r8, lsr #17 │ │ │ │ │ tsteq r6, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq fp, r8, r3, lr │ │ │ │ │ tsteq ip, r0, lsl #4 │ │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ │ tsteq r6, r0, lsr #23 │ │ │ │ │ @@ -2503136,15 +2502908,15 @@ │ │ │ │ │ tsteq r6, r8 │ │ │ │ │ @ instruction: 0x01168bf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ - rscseq r8, pc, r0, lsl #23 │ │ │ │ │ + rscseq r0, pc, r0, lsl #23 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, lsl #26 │ │ │ │ │ @ instruction: 0x01166ff0 │ │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ @@ -2503355,15 +2503127,15 @@ │ │ │ │ │ tsteq r6, r8, asr #7 │ │ │ │ │ tsteq r6, r8, asr r3 │ │ │ │ │ tsteq r6, r8, ror r3 │ │ │ │ │ tsteq r6, r0, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r0, lsr r5 │ │ │ │ │ + sbceq r6, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ │ tsteq r6, r0, asr #7 │ │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ │ @ instruction: 0x01167390 │ │ │ │ │ tsteq r6, r8, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2503537,26 +2503309,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl r6 │ │ │ │ │ tsteq r6, r8, asr #11 │ │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ │ tsteq r6, r0, asr #12 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ │ - sbceq r6, r0, r0, lsr r5 │ │ │ │ │ + sbceq r6, r0, r8, asr r5 │ │ │ │ │ tsteq r6, r0, lsr r6 │ │ │ │ │ tsteq r6, r0, ror #11 │ │ │ │ │ tsteq r6, r0, ror #12 │ │ │ │ │ tsteq r6, r8, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [fp], #200 @ 0xc8 │ │ │ │ │ tsteq r6, r8, lsr #13 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ tsteq r6, r0, ror r6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq pc, r0, r0, asr #4 │ │ │ │ │ + adcseq pc, r0, r8, ror #4 │ │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ │ tsteq r6, r0, lsl #13 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01167690 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2503690,17 +2503462,17 @@ │ │ │ │ │ ldrsbteq r8, [fp], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01167898 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - @ instruction: 0x011678b0 │ │ │ │ │ - eoreq sp, r2, #152 @ 0x98 │ │ │ │ │ - tsteq r6, r8, lsr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011685b8 │ │ │ │ │ + @ instruction: 0x011685b0 │ │ │ │ │ andle r6, r2, r7, lsl #4 │ │ │ │ │ tsteq r6, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010f3d90 │ │ │ │ │ tsteq ip, r0, lsr r2 │ │ │ │ │ @ instruction: 0x01166b90 │ │ │ │ │ rscseq r8, fp, r0, lsl #26 │ │ │ │ │ @@ -2504524,16 +2504296,16 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r0, lsr #11 │ │ │ │ │ sbceq r9, r0, r0, ror r6 │ │ │ │ │ tsteq r6, r8, lsl #11 │ │ │ │ │ tsteq r6, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011685b8 │ │ │ │ │ + tsteq r6, r0, asr r6 │ │ │ │ │ + andle r0, r0, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r6 │ │ │ │ │ tsteq r6, r8, asr #11 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r0, ror #16 │ │ │ │ │ @ instruction: 0x01168590 │ │ │ │ │ @ instruction: 0x011685d8 │ │ │ │ │ @@ -2504549,39 +2504321,39 @@ │ │ │ │ │ tsteq r6, r0, ror #11 │ │ │ │ │ sbceq fp, r2, r8, asr r0 │ │ │ │ │ tsteq r6, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r8, asr #15 │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr r6 │ │ │ │ │ + tsteq r6, r8, lsr #12 │ │ │ │ │ tsteq r6, r0, lsl r0 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ - tsteq r6, r0, asr r6 │ │ │ │ │ - andle r0, r0, r0, lsr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr r6 │ │ │ │ │ tsteq r6, r8, lsl r6 │ │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r8, lsr #24 │ │ │ │ │ tsteq ip, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #176 @ 0xb0 │ │ │ │ │ + eoreq sp, r2, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011687b0 │ │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, lr, r8, lsr #4 │ │ │ │ │ @ instruction: 0x011c35d8 │ │ │ │ │ tsteq r6, r8, asr #17 │ │ │ │ │ - sbceq sl, r0, r8, lsr #16 │ │ │ │ │ + sbceq sl, r0, r0, asr r8 │ │ │ │ │ tsteq r6, r0, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsl #13 │ │ │ │ │ @ instruction: 0x011c35d8 │ │ │ │ │ @ instruction: 0x01168690 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01168698 │ │ │ │ │ @@ -2504599,15 +2504371,15 @@ │ │ │ │ │ tsteq r6, r8, asr #13 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x01168790 │ │ │ │ │ @ instruction: 0x011686d0 │ │ │ │ │ @ instruction: 0x011686d8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ - sbceq sl, r0, r8, lsr #16 │ │ │ │ │ + sbceq sl, r0, r0, asr r8 │ │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ │ mrseq sp, (UNDEF: 59) │ │ │ │ │ tsteq r6, r8, ror r1 │ │ │ │ │ @ instruction: 0x011a7cf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2504669,80 +2504441,80 @@ │ │ │ │ │ @ instruction: 0x011687b8 │ │ │ │ │ @ instruction: 0x01187bd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011687f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011687f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ │ + tsteq r6, r0, lsr r8 │ │ │ │ │ + eoreq sp, r2, #248 @ 0xf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr #16 │ │ │ │ │ + tsteq r6, r8, lsr #16 │ │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ │ - tsteq r6, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #224 @ 0xe0 │ │ │ │ │ - tsteq r6, r0, ror r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr #16 │ │ │ │ │ + tsteq r6, r0, asr #16 │ │ │ │ │ andle r5, r2, r1, ror #19 │ │ │ │ │ strdeq r2, [lr], r0 @ │ │ │ │ │ teqeq r0, r0, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr #16 │ │ │ │ │ + tsteq r6, r8, ror r8 │ │ │ │ │ + ldrdle r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #17 │ │ │ │ │ + tsteq r6, r0, ror r8 │ │ │ │ │ tsteq r6, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsr #6 │ │ │ │ │ adcseq lr, r5, r0, lsr #20 │ │ │ │ │ @ instruction: 0x011c35f0 │ │ │ │ │ - tsteq r6, r8, ror r8 │ │ │ │ │ - ldrdle r0, [r0], -r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #248 @ 0xf8 │ │ │ │ │ + eoreq sp, r2, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01168890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01168898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011688b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011688b8 │ │ │ │ │ + @ instruction: 0x011688f8 │ │ │ │ │ + eoreq sp, r2, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #17 │ │ │ │ │ @ instruction: 0x011688d8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011688d0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq ip, [r0], #152 @ 0x98 │ │ │ │ │ tsteq r6, r0, ror #17 │ │ │ │ │ tsteq r6, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011688f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #18 │ │ │ │ │ tsteq r6, r8, asr #18 │ │ │ │ │ - @ instruction: 0x011688f8 │ │ │ │ │ - eoreq sp, r2, #40, 2 │ │ │ │ │ - tsteq r6, r8, asr #19 │ │ │ │ │ andle r2, r1, r2, lsr #10 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, lr, r0, ror #24 │ │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ │ tsteq r6, r0, ror r6 │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ @@ -2504754,16 +2504526,16 @@ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq r6, r8, lsr r9 │ │ │ │ │ @ instruction: 0x010c1198 │ │ │ │ │ tsteq r6, r0, asr #18 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010c1198 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #18 │ │ │ │ │ + tsteq r6, r8, lsr #1 │ │ │ │ │ + andle r0, r0, r8, lsr #1 │ │ │ │ │ tsteq r6, r8, asr r9 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #19 │ │ │ │ │ tsteq r6, r0, ror r9 │ │ │ │ │ @@ -2504785,17 +2504557,17 @@ │ │ │ │ │ @ instruction: 0x011689b0 │ │ │ │ │ ldrdeq r1, [ip, -r0] │ │ │ │ │ @ instruction: 0x011689b8 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, asr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [r6, -r8] │ │ │ │ │ - tsteq r6, r8, lsr #1 │ │ │ │ │ - andle r0, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x011689d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ │ tsteq ip, r8, asr #13 │ │ │ │ │ tsteq r6, r8, ror r9 │ │ │ │ │ @ instruction: 0x010c1198 │ │ │ │ │ @ instruction: 0x011689f0 │ │ │ │ │ @@ -2505081,15 +2504853,15 @@ │ │ │ │ │ tsteq r6, r8, asr lr │ │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ │ umlalseq r8, r0, r0, r7 │ │ │ │ │ teqeq r0, r8, ror r3 │ │ │ │ │ tsteq r6, r0, ror #28 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r6, r8, ror #28 │ │ │ │ │ - sbceq r9, r1, r0, ror #24 │ │ │ │ │ + sbceq r9, r1, r8, lsr ip │ │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ @ instruction: 0x01168e98 │ │ │ │ │ tsteq r6, r0, lsl #29 │ │ │ │ │ @ instruction: 0x01168e90 │ │ │ │ │ @@ -2505192,287 +2504964,287 @@ │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, ror #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r8, lsr #30 │ │ │ │ │ + @ instruction: 0x3dbdfbb0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r8, ror #30 │ │ │ │ │ + @ instruction: 0x3dbdfbf0 │ │ │ │ │ tsteq r6, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, rrx │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, lsr #31 │ │ │ │ │ + ldccc 12, cr15, [sp, #176]! @ 0xb0 │ │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #1 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi r9, r8, r4, ror #31 │ │ │ │ │ + ldccc 12, cr15, [sp, #432]! @ 0x1b0 │ │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #1 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, lsl #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0 │ │ │ │ │ + ldccc 12, cr15, [sp, #544]! @ 0x220 │ │ │ │ │ adcseq r3, r4, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #1 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r0, ror #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0, lsr #32 │ │ │ │ │ + ldccc 12, cr15, [sp, #672]! @ 0x2a0 │ │ │ │ │ @ instruction: 0x0116a890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #1 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r0, ror #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, asr #32 │ │ │ │ │ + ldccc 12, cr15, [sp, #832]! @ 0x340 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, lsl r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0, ror r0 │ │ │ │ │ + ldccc 12, cr15, [sp, #992]! @ 0x3e0 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, lsl #6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, lsr #1 │ │ │ │ │ + ldccc 13, cr15, [sp, #192]! @ 0xc0 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #2 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, lsl r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r4, ror #1 │ │ │ │ │ + ldccc 13, cr15, [sp, #432]! @ 0x1b0 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #2 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, lsl r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi sl, r8, r4, lsr #2 │ │ │ │ │ + ldccc 13, cr15, [sp, #688]! @ 0x2b0 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #3 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ @ instruction: 0x011c93b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0116add0 │ │ │ │ │ - sbcmi sl, r8, r4, ror #2 │ │ │ │ │ + ldccc 13, cr15, [sp, #944]! @ 0x3b0 │ │ │ │ │ tsteq r6, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #3 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ - sbcmi sl, r8, r0, lsr #3 │ │ │ │ │ + ldccc 14, cr15, [sp, #160]! @ 0xa0 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #3 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c93f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ │ - sbcmi sl, r8, r0, ror #3 │ │ │ │ │ + ldccc 14, cr15, [sp, #416]! @ 0x1a0 │ │ │ │ │ tsteq r6, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #3 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0116d290 │ │ │ │ │ - sbcmi sl, r8, ip, lsl r2 │ │ │ │ │ + ldccc 14, cr15, [sp, #656]! @ 0x290 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #4 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0116d290 │ │ │ │ │ - sbcmi sl, r8, ip, asr r2 │ │ │ │ │ + ldccc 14, cr15, [sp, #912]! @ 0x390 │ │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #4 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ - smullmi sl, r8, ip, r2 │ │ │ │ │ + ldccc 15, cr15, [sp, #144]! @ 0x90 │ │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi sl, [r8], #40 @ 0x28 │ │ │ │ │ + ldccc 15, cr15, [sp, #384]! @ 0x180 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #4 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi sl, r8, r8, lsl r3 │ │ │ │ │ + ldccc 15, cr15, [sp, #640]! @ 0x280 │ │ │ │ │ @ instruction: 0x011a75f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #5 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0116d290 │ │ │ │ │ - sbcmi sl, r8, r4, lsr r3 │ │ │ │ │ + ldccc 15, cr15, [sp, #752]! @ 0x2f0 │ │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #5 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0116d290 │ │ │ │ │ - sbcmi sl, r8, r4, asr r3 │ │ │ │ │ + ldccc 15, cr15, [sp, #880]! @ 0x370 │ │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #5 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r0, lsl sl │ │ │ │ │ - sbcmi sl, r8, ip, ror r3 │ │ │ │ │ + ldccc 0, cr0, [lr, #16]! │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #5 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ tsteq ip, r0, lsl #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0116dbf0 │ │ │ │ │ - sbcmi sl, r8, r4, lsr #7 │ │ │ │ │ + ldccc 0, cr0, [lr, #176]! @ 0xb0 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #6 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ @ instruction: 0x011c95b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ - ldrdmi sl, [r8], #60 @ 0x3c │ │ │ │ │ + ldccc 0, cr0, [lr, #400]! @ 0x190 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r0, asr #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ - sbcmi sl, r8, r8, lsl r4 │ │ │ │ │ + ldccc 0, cr0, [lr, #640]! @ 0x280 │ │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #6 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r0, asr #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, asr r4 │ │ │ │ │ + ldccc 0, cr0, [lr, #896]! @ 0x380 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, ror #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi sl, r8, r8, r4 │ │ │ │ │ + ldccc 1, cr0, [lr, #128]! @ 0x80 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #7 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r8, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi sl, [r8], #68 @ 0x44 │ │ │ │ │ + ldccc 1, cr0, [lr, #368]! @ 0x170 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #7 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, lsr #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r4, lsl r5 │ │ │ │ │ + ldccc 1, cr0, [lr, #624]! @ 0x270 │ │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #7 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ tsteq ip, r8, lsr #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0, asr r5 │ │ │ │ │ + ldccc 1, cr0, [lr, #864]! @ 0x360 │ │ │ │ │ tsteq r7, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #7 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ tsteq ip, r8, lsr #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi sl, r8, r0, r5 │ │ │ │ │ + ldccc 2, cr0, [lr, #96]! @ 0x60 │ │ │ │ │ tsteq r7, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #8 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ @ instruction: 0x011c96d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi sl, [r8], #80 @ 0x50 │ │ │ │ │ + ldccc 2, cr0, [lr, #352]! @ 0x160 │ │ │ │ │ adcseq r9, r4, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #8 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c96f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, lsl #12 │ │ │ │ │ + ldccc 2, cr0, [lr, #592]! @ 0x250 │ │ │ │ │ @ instruction: 0x011735d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #8 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, asr #12 │ │ │ │ │ + ldccc 2, cr0, [lr, #848]! @ 0x350 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #9 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ tsteq ip, r0, ror r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, ror #12 │ │ │ │ │ + ldccc 2, cr0, [lr, #960]! @ 0x3c0 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r0, r1, r9, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118ac98 │ │ │ │ │ @ instruction: 0x0116d590 │ │ │ │ │ @@ -2505488,55 +2505260,55 @@ │ │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #9 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ tsteq ip, r0, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, lsl #13 │ │ │ │ │ + ldccc 3, cr0, [lr, #64]! @ 0x40 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #9 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ tsteq ip, r0, lsl #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi sl, [r8], #96 @ 0x60 │ │ │ │ │ + ldccc 3, cr0, [lr, #224]! @ 0xe0 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ @ instruction: 0x011c98d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - ldrdmi sl, [r8], #104 @ 0x68 │ │ │ │ │ + ldccc 3, cr0, [lr, #384]! @ 0x180 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r8, lsr #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0, lsl r7 │ │ │ │ │ + ldccc 3, cr0, [lr, #608]! @ 0x260 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c9ab0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, asr #14 │ │ │ │ │ + ldccc 3, cr0, [lr, #848]! @ 0x350 │ │ │ │ │ @ instruction: 0x01173ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #11 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c9ab0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, lsl #15 │ │ │ │ │ + ldccc 4, cr0, [lr, #80]! @ 0x50 │ │ │ │ │ @ instruction: 0x01173db8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r4, r4, r9, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011ae398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2505544,263 +2505316,263 @@ │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #11 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, asr #15 │ │ │ │ │ + ldccc 4, cr0, [lr, #336]! @ 0x150 │ │ │ │ │ @ instruction: 0x01173db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #11 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, lsl #16 │ │ │ │ │ + ldccc 4, cr0, [lr, #576]! @ 0x240 │ │ │ │ │ adcseq r8, r4, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #11 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ tsteq ip, r0, lsl #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, asr #16 │ │ │ │ │ + ldccc 4, cr0, [lr, #832]! @ 0x340 │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #12 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ @ instruction: 0x011c9d90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r4, lsl #17 │ │ │ │ │ + ldccc 5, cr0, [lr, #48]! @ 0x30 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ @ instruction: 0x011c9d90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r4, asr #17 │ │ │ │ │ + ldccc 5, cr0, [lr, #304]! @ 0x130 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ tsteq ip, r8, ror #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r4, lsl #18 │ │ │ │ │ + ldccc 5, cr0, [lr, #560]! @ 0x230 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ @ instruction: 0x011c9df8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0, asr #18 │ │ │ │ │ + ldccc 5, cr0, [lr, #800]! @ 0x320 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #13 │ │ │ │ │ sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r8, lsr r3 │ │ │ │ │ + tsteq ip, r0, lsl #4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi sl, r8, r0, lsl #19 │ │ │ │ │ + ldccc 6, cr0, [lr, #32]! │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #13 │ │ │ │ │ sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r0, asr #6 │ │ │ │ │ + tsteq ip, r8, lsr #4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ │ - smullmi sl, r8, ip, r9 │ │ │ │ │ + ldccc 6, cr0, [lr, #144]! @ 0x90 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #13 │ │ │ │ │ ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r8, asr r3 │ │ │ │ │ + tsteq ip, r0, asr #4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ - strhmi sl, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 6, cr0, [lr, #272]! @ 0x110 │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ │ strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r8, asr r3 │ │ │ │ │ + tsteq ip, r0, asr #4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ - sbcmi sl, r8, r4, ror #19 │ │ │ │ │ + ldccc 6, cr0, [lr, #432]! @ 0x1b0 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ │ sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r8, ror r3 │ │ │ │ │ + tsteq ip, r0, ror r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ - sbcmi sl, r8, ip, lsl #20 │ │ │ │ │ + ldccc 6, cr0, [lr, #592]! @ 0x250 │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, asr r4 │ │ │ │ │ + @ instruction: 0x011ca2f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ - sbcmi sl, r8, r4, asr #20 │ │ │ │ │ + ldccc 6, cr0, [lr, #816]! @ 0x330 │ │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #14 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, asr r4 │ │ │ │ │ + tsteq ip, r8, lsl r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ - sbcmi sl, r8, r0, lsl #21 │ │ │ │ │ + ldccc 7, cr0, [lr, #32]! │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #14 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, asr r4 │ │ │ │ │ + tsteq ip, r8, lsl r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0, asr #21 │ │ │ │ │ + ldccc 7, cr0, [lr, #288]! @ 0x120 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #15 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, lsl #9 │ │ │ │ │ + tsteq ip, r0, asr #6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi sl, r8, r0, lsl #22 │ │ │ │ │ + ldccc 7, cr0, [lr, #544]! @ 0x220 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #15 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011ca490 │ │ │ │ │ + tsteq ip, r8, asr #6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ - sbcmi sl, r8, ip, lsr fp │ │ │ │ │ + ldccc 7, cr0, [lr, #784]! @ 0x310 │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #15 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r8, lsl r5 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r8, ror r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ - sbcmi sl, r8, ip, ror fp │ │ │ │ │ + ldccc 8, cr0, [lr, #16]! │ │ │ │ │ tsteq r8, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #15 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r8, lsl r5 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011ca3f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ │ - strhmi sl, [r8], #184 @ 0xb8 │ │ │ │ │ + ldccc 8, cr0, [lr, #256]! @ 0x100 │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, asr r5 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011ca3f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ │ - strdmi sl, [r8], #180 @ 0xb4 │ │ │ │ │ + ldccc 8, cr0, [lr, #512]! @ 0x200 │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, ror #10 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r8, asr r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ - sbcmi sl, r8, r0, lsr ip │ │ │ │ │ + ldccc 8, cr0, [lr, #768]! @ 0x300 │ │ │ │ │ @ instruction: 0x0117ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #16 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, ror #10 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r8, ror #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ - sbcmi sl, r8, r0, ror ip │ │ │ │ │ + ldccc 8, cr0, [lr, #1008]! @ 0x3f0 │ │ │ │ │ @ instruction: 0x01192998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #16 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsr #11 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r8, asr r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi sl, [r8], #192 @ 0xc0 │ │ │ │ │ + @ instruction: 0x3dbe093c │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #17 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011ca5b0 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, ror #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, ror #25 │ │ │ │ │ + @ instruction: 0x3dbe0958 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r0, asr r6 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r8, ror r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, lsr #26 │ │ │ │ │ + @ instruction: 0x3dbe0978 │ │ │ │ │ tsteq r9, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #17 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r0, ror #12 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r8, ror r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, asr #26 │ │ │ │ │ + @ instruction: 0x3dbe09a0 │ │ │ │ │ @ instruction: 0x01192e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #17 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r0, ror r6 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + @ instruction: 0x011ca5b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, ror #26 │ │ │ │ │ + @ instruction: 0x3dbe09c8 │ │ │ │ │ @ instruction: 0x01192fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r0, ror r6 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + @ instruction: 0x011ca5d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi sl, r8, r0, sp │ │ │ │ │ + @ instruction: 0x3dbe0a00 │ │ │ │ │ @ instruction: 0x01192fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #18 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - @ instruction: 0x011ca6b8 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r8, ror #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi sl, [r8], #216 @ 0xd8 │ │ │ │ │ + @ instruction: 0x3dbe0a3c │ │ │ │ │ ldrshteq r9, [r4], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #18 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, lsl #14 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r8, ror #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi sl, [r8], #208 @ 0xd0 │ │ │ │ │ + @ instruction: 0x3dbe0a7c │ │ │ │ │ @ instruction: 0x01194398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #18 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, lsl #14 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r0, lsl r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, lsr #28 │ │ │ │ │ + @ instruction: 0x3dbe0abc │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #20 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, lsl #14 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r8, lsr r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, ror #28 │ │ │ │ │ + @ instruction: 0x3dbe0af8 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r1, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ @@ -2505836,27 +2505608,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ @ instruction: 0x011b85f0 │ │ │ │ │ cmpeq pc, ip, lsr #16 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #20 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, asr r7 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r8, ror #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, ip, lsr #29 │ │ │ │ │ + @ instruction: 0x3dbe0b38 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, ror #14 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r0, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r8, ror #29 │ │ │ │ │ + @ instruction: 0x3dbe0b74 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r1, ror #20 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ @@ -2505980,235 +2505752,235 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq pc, ip, lsr #20 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #25 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r0, lsr #15 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r0, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi sl, r8, r8, lsr #30 │ │ │ │ │ + @ instruction: 0x3dbe0bb4 │ │ │ │ │ @ instruction: 0x01194fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #25 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r0, lsr #15 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r0, asr #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r4, ror #30 │ │ │ │ │ + @ instruction: 0x3dbe0bf4 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011ca7f8 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + @ instruction: 0x011ca6d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sl, r8, r0, lsr #31 │ │ │ │ │ + ldccc 12, cr0, [lr, #192]! @ 0xc0 │ │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #25 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsl #16 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, lsr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi sl, [r8], #252 @ 0xfc │ │ │ │ │ + ldccc 12, cr0, [lr, #448]! @ 0x1c0 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsl #16 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, lsr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, lsl r0 │ │ │ │ │ + ldccc 12, cr0, [lr, #560]! @ 0x230 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #26 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, asr #16 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r8, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, asr r0 │ │ │ │ │ + ldccc 12, cr0, [lr, #688]! @ 0x2b0 │ │ │ │ │ ldrshteq r9, [r4], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #26 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011ca890 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r8, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi fp, r8, r8, r0 │ │ │ │ │ + ldccc 12, cr0, [lr, #848]! @ 0x350 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r0, ror #27 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, lsl #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi fp, [r8], #8 │ │ │ │ │ + ldccc 12, cr0, [lr, #1008]! @ 0x3f0 │ │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - @ instruction: 0x011cadf0 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r0, asr r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi fp, [r8], #4 │ │ │ │ │ + ldccc 13, cr0, [lr, #208]! @ 0xd0 │ │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #27 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r0, lsl #28 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011ca890 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, lsl r1 │ │ │ │ │ + ldccc 13, cr0, [lr, #448]! @ 0x1c0 │ │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #27 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r0, lsl #28 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011ca890 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, lsr r1 │ │ │ │ │ + ldccc 13, cr0, [lr, #704]! @ 0x2c0 │ │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r0, lsl #30 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011cacd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi fp, r8, r4, ror #2 │ │ │ │ │ + ldccc 13, cr0, [lr, #960]! @ 0x3c0 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #28 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, ror #31 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r8, ror #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ - smullmi fp, r8, ip, r1 │ │ │ │ │ + ldccc 14, cr0, [lr, #176]! @ 0xb0 │ │ │ │ │ @ instruction: 0x01194fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #28 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, ror #31 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r8, lsr #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - ldrdmi fp, [r8], #24 │ │ │ │ │ + ldccc 14, cr0, [lr, #432]! @ 0x1b0 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, ror #31 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011cadb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - sbcmi fp, r8, r8, lsl r2 │ │ │ │ │ + ldccc 14, cr0, [lr, #672]! @ 0x2a0 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #28 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, lsr r0 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011cadb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ - sbcmi fp, r8, r8, asr r2 │ │ │ │ │ + ldccc 14, cr0, [lr, #928]! @ 0x3a0 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #29 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, asr r0 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011cadf0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ - smullmi fp, r8, r4, r2 │ │ │ │ │ + ldccc 15, cr0, [lr, #160]! @ 0xa0 │ │ │ │ │ @ instruction: 0x0119ecb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #29 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r8, lsl #1 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + @ instruction: 0x011cadf8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi fp, [r8], #36 @ 0x24 │ │ │ │ │ + ldccc 15, cr0, [lr, #400]! @ 0x190 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #29 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r8, lsl #1 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, lsl r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, lsl r3 │ │ │ │ │ + ldccc 15, cr0, [lr, #656]! @ 0x290 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #29 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, ror #1 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r0, lsr r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi fp, r8, ip, asr #6 │ │ │ │ │ + ldccc 15, cr0, [lr, #768]! @ 0x300 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsr #2 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r0, asr r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ - sbcmi fp, r8, r8, lsl #7 │ │ │ │ │ + ldccc 15, cr0, [lr, #896]! @ 0x380 │ │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #30 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsr #2 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r0, asr r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ - sbcmi fp, r8, r8, asr #7 │ │ │ │ │ + ldccc 0, cr1, [lr, #32]! │ │ │ │ │ @ instruction: 0x0119ee90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, asr #7 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r0, lsl #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sl, r0, asr #23 │ │ │ │ │ - sbcmi fp, r8, r8, lsl #8 │ │ │ │ │ + ldccc 0, cr1, [lr, #192]! @ 0xc0 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011cb3d0 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r0, ror #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ - sbcmi fp, r8, r4, asr #8 │ │ │ │ │ + ldccc 0, cr1, [lr, #416]! @ 0x1a0 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #31 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r8, asr #27 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r8, ror #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ │ - sbcmi fp, r8, r4, lsl #9 │ │ │ │ │ + ldccc 0, cr1, [lr, #656]! @ 0x290 │ │ │ │ │ @ instruction: 0x0119e6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #31 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - @ instruction: 0x011cbdd0 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r8, ror #1 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ │ - sbcmi fp, r8, r0, lsr #9 │ │ │ │ │ + ldccc 0, cr1, [lr, #912]! @ 0x390 │ │ │ │ │ tsteq sl, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #31 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r8, ror #27 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r0, lsr #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, asr #9 │ │ │ │ │ + ldccc 1, cr1, [lr, #144]! @ 0x90 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r8, ror #27 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r8, lsr #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r8, ror #9 │ │ │ │ │ + ldccc 1, cr1, [lr, #384]! @ 0x180 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r6, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, ror #9 │ │ │ │ │ @ instruction: 0x012e62bd │ │ │ │ │ @@ -2506260,15 +2506032,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r5, r3, r8, r1 │ │ │ │ │ teqeq r7, r9, ror r6 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r7, r2, r8, fp │ │ │ │ │ + sbceq r7, r2, r8, ror #23 │ │ │ │ │ teqeq r7, sp, ror sp │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r0, ror fp │ │ │ │ │ @ instruction: 0x012e3515 │ │ │ │ │ @@ -2506308,15 +2506080,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8, ror #18 │ │ │ │ │ @ instruction: 0x012e0c1d │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, asr #3 │ │ │ │ │ + sbceq r2, r0, r0, lsr #2 │ │ │ │ │ @ instruction: 0x012e230d │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2506380,15 +2506152,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ teqeq r7, r9, lsl r4 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r8, lsl #20 │ │ │ │ │ + sbceq r1, r1, r0, ror #19 │ │ │ │ │ @ instruction: 0x012e656d │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r8, lsr #26 │ │ │ │ │ @ instruction: 0x012e2035 │ │ │ │ │ @@ -2506464,15 +2506236,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r4, r8, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, lsl #10 │ │ │ │ │ + sbceq r2, r2, r8, asr r5 │ │ │ │ │ teqeq r7, r5, ror #14 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, lsl #10 │ │ │ │ │ strdeq pc, [sp, -r1]! │ │ │ │ │ @@ -2506578,15 +2506350,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, r7, r8, asr #29 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, asr #13 │ │ │ │ │ + sbceq r3, r2, r0, ror r6 │ │ │ │ │ smulwbeq lr, sp, r2 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r6, r0, asr #7 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2506644,15 +2506416,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ tsteq r5, r0, ror r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq pc, [lr, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r0, ror #24 │ │ │ │ │ + sbceq r9, r2, r8, lsr ip │ │ │ │ │ msreq SP_mon, r9 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2507269,15 +2507041,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #1 │ │ │ │ │ ldrsbeq fp, [r6, -r0] │ │ │ │ │ tsteq r6, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #64, 2 │ │ │ │ │ + eoreq sp, r2, #88, 2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116b190 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ ldrsbteq r1, [r2], r0 │ │ │ │ │ @@ -2507341,79 +2507113,79 @@ │ │ │ │ │ @ instruction: 0x0116b2f8 │ │ │ │ │ @ instruction: 0x0116b2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116b1d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116b1d8 │ │ │ │ │ + @ instruction: 0x0116b1f0 │ │ │ │ │ + eoreq sp, r2, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116b1f8 │ │ │ │ │ - @ instruction: 0x0116b1f0 │ │ │ │ │ - eoreq sp, r2, #112, 2 │ │ │ │ │ - tsteq r6, r8, lsr r2 │ │ │ │ │ - ldrdle r5, [r4], -r7 │ │ │ │ │ + tsteq r6, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x0116b1f8 │ │ │ │ │ + ldrdle r5, [r4], -r7 │ │ │ │ │ + tsteq r6, r8, asr #4 │ │ │ │ │ + andle r0, r0, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #4 │ │ │ │ │ @ instruction: 0x0116f490 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01163cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr r2 │ │ │ │ │ + tsteq r6, r8, lsr r2 │ │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01163cb0 │ │ │ │ │ - tsteq r6, r8, asr #4 │ │ │ │ │ - andle r0, r0, r0, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #136, 2 @ 0x22 │ │ │ │ │ + eoreq sp, r2, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #5 │ │ │ │ │ + tsteq r6, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #5 │ │ │ │ │ + tsteq r6, r0, lsr #5 │ │ │ │ │ + eoreq sp, r2, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116b290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #5 │ │ │ │ │ - tsteq r6, r0, lsr #5 │ │ │ │ │ - eoreq sp, r2, #184, 2 @ 0x2e │ │ │ │ │ - tsteq r6, r0, asr #5 │ │ │ │ │ - andle r5, r8, r4, lsl r8 │ │ │ │ │ + @ instruction: 0x0116b298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116b2b0 │ │ │ │ │ + tsteq r6, r8, lsr #5 │ │ │ │ │ + andle r5, r8, r4, lsl r8 │ │ │ │ │ + tsteq r6, r8, asr #5 │ │ │ │ │ + andle r0, r0, r6, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116b2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116b2d8 │ │ │ │ │ - tsteq r6, r8, asr #5 │ │ │ │ │ - andle r0, r0, r6, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #208, 2 @ 0x34 │ │ │ │ │ + eoreq sp, r2, #232, 2 @ 0x3a │ │ │ │ │ tsteq r6, r8, ror #5 │ │ │ │ │ tsteq r6, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, lsl #26 │ │ │ │ │ @ instruction: 0x0116b2f0 │ │ │ │ │ @@ -2507429,27 +2507201,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq pc, r5, r8, lsr #15 │ │ │ │ │ tsteq r4, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ │ + tsteq r6, r0, asr r3 │ │ │ │ │ + eoreq sp, r2, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr r3 │ │ │ │ │ - tsteq r6, r0, asr r3 │ │ │ │ │ - eoreq sp, r2, #0, 4 │ │ │ │ │ - tsteq r6, r0, lsl #19 │ │ │ │ │ - andle r0, r0, r5, lsl #4 │ │ │ │ │ + tsteq r6, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #6 │ │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ │ + andle r0, r0, r5, lsl #4 │ │ │ │ │ + tsteq r6, r0, lsr sl │ │ │ │ │ + mulle r0, pc, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror r3 │ │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ │ tsteq r6, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2507725,15 +2507497,15 @@ │ │ │ │ │ tsteq r6, r0, asr #15 │ │ │ │ │ @ instruction: 0x0116b7b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r6, r0, ror #15 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r7, r0, r8, ror #28 │ │ │ │ │ + smulleq r7, r0, r0, lr │ │ │ │ │ @ instruction: 0x0116b7d8 │ │ │ │ │ tsteq r6, r8, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ │ @@ -2507831,19 +2507603,19 @@ │ │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr sl │ │ │ │ │ + tsteq r6, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, ror sp │ │ │ │ │ - tsteq r6, r0, lsr sl │ │ │ │ │ - mulle r0, pc, r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr sl │ │ │ │ │ @ instruction: 0x0116b990 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, ror r1 @ │ │ │ │ │ @ instruction: 0x011c36f8 │ │ │ │ │ tsteq r6, r0, lsr #19 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ umlaleq r9, sp, r8, r7 │ │ │ │ │ @@ -2507923,36 +2507695,36 @@ │ │ │ │ │ umlalseq r6, lr, r0, r5 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ tsteq r6, r0, asr sl │ │ │ │ │ @ instruction: 0x0116bab8 │ │ │ │ │ tsteq r6, r0, ror #21 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ - sbceq r7, r0, r8, ror #28 │ │ │ │ │ + smulleq r7, r0, r0, lr │ │ │ │ │ @ instruction: 0x0116bad0 │ │ │ │ │ tsteq r6, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r1, r1, r8, asr ip │ │ │ │ │ + adcseq r1, r1, r8, lsl #25 │ │ │ │ │ @ instruction: 0x0116bad8 │ │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r6, r0, lsl fp │ │ │ │ │ tsteq r6, r0, asr #18 │ │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ - adceq r7, sp, r0, asr #28 │ │ │ │ │ + adceq r7, sp, r0, lsl lr │ │ │ │ │ teqeq r0, r8, lsl #10 │ │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r6, r0, asr fp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ │ sbceq r0, r3, r0, lsl r7 │ │ │ │ │ @@ -2508695,15 +2508467,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [fp], #200 @ 0xc8 │ │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0116c6f0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2508802,15 +2508574,15 @@ │ │ │ │ │ tsteq r6, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r6, r8, asr #19 │ │ │ │ │ tsteq r6, r0, asr #18 │ │ │ │ │ tsteq r6, r0, lsr #17 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r3, r6, r0, asr #30 │ │ │ │ │ + adcseq r3, r6, r0, ror pc │ │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ @ instruction: 0x0116c8f8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x0116c8b0 │ │ │ │ │ ldrdeq r8, [r0, #-160] @ 0xffffff60 │ │ │ │ │ @@ -2508863,15 +2508635,15 @@ │ │ │ │ │ tsteq r6, r0, lsl #19 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r6, r8, ror #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0116c990 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r8, ror r9 │ │ │ │ │ - sbceq sl, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #19 │ │ │ │ │ @ instruction: 0x0116c9b8 │ │ │ │ │ @ instruction: 0x0116c9b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2508903,15 +2508675,15 @@ │ │ │ │ │ tsteq r6, r0, lsr #20 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq sp, r2, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116cab0 │ │ │ │ │ tsteq r6, r8, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq sp, sp, r8, r1 @ │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ tsteq r6, r8, ror #20 │ │ │ │ │ @@ -2510406,17 +2510178,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r6, r0, asr #3 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116e1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116e1b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ │ + @ instruction: 0x0116e6d8 │ │ │ │ │ + eoreq sp, r2, #96, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116e1d0 │ │ │ │ │ tsteq r6, r8, ror #3 │ │ │ │ │ @ instruction: 0x0116e1d8 │ │ │ │ │ tsteq r6, r0, ror #3 │ │ │ │ │ @@ -2510630,15 +2510402,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #13 │ │ │ │ │ + @ instruction: 0x0116e6d0 │ │ │ │ │ tsteq r6, r0, lsl #19 │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ tsteq r6, r0, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0116ebd8 │ │ │ │ │ @@ -2510656,15 +2510428,15 @@ │ │ │ │ │ tsteq r6, r8, lsl #11 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0116e590 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ @ instruction: 0x0116e598 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r0, lsr #11 │ │ │ │ │ - strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq fp, r2, r0, ror #29 │ │ │ │ │ tsteq r6, r8, lsr #11 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0116e5b0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0116e5b8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r6, r8, asr #11 │ │ │ │ │ @@ -2510726,55 +2510498,55 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x0116e6b8 │ │ │ │ │ tsteq r6, r8, lsr #13 │ │ │ │ │ @ instruction: 0x0116e6b0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq fp, r2, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsl r9 │ │ │ │ │ tsteq r6, r8, asr #13 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x0116e6d8 │ │ │ │ │ - eoreq sp, r2, #72, 4 @ 0x80000004 │ │ │ │ │ - tsteq r6, r8, lsl #14 │ │ │ │ │ - andle pc, r7, r2, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ │ + tsteq r6, r0, ror #13 │ │ │ │ │ + andle pc, r7, r2, ror r0 @ │ │ │ │ │ + tsteq r6, r0, lsl r7 │ │ │ │ │ + mulle r0, sl, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ │ tsteq r6, r8, ror #4 │ │ │ │ │ tsteq r7, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl r7 │ │ │ │ │ - tsteq r6, r0, lsl r7 │ │ │ │ │ - mulle r0, sl, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #96, 4 │ │ │ │ │ + eoreq sp, r2, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr r7 │ │ │ │ │ + tsteq r6, r8, asr r7 │ │ │ │ │ tsteq r6, r8, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c38f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr r7 │ │ │ │ │ + @ instruction: 0x0116ead0 │ │ │ │ │ + eoreq sp, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #21 │ │ │ │ │ tsteq r6, r8, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ tsteq ip, r8, asr #19 │ │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ │ @@ -2510821,15 +2510593,15 @@ │ │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0116e7f8 │ │ │ │ │ tsteq r6, r0, lsr #15 │ │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ - adcseq ip, r0, r8, lsr #2 │ │ │ │ │ + adcseq ip, r0, r8, lsr r1 │ │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ │ sbceq r8, r0, r8, asr #12 │ │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ │ @ instruction: 0x0116e7b8 │ │ │ │ │ tsteq r3, r8, lsr #4 │ │ │ │ │ tsteq r5, r0, lsr #17 │ │ │ │ │ @@ -2510980,79 +2510752,79 @@ │ │ │ │ │ umlalseq r0, r5, r0, r6 │ │ │ │ │ @ instruction: 0x0115c9b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116ead8 │ │ │ │ │ + @ instruction: 0x0116eab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl #20 │ │ │ │ │ - @ instruction: 0x0116ead0 │ │ │ │ │ - eoreq sp, r2, #144, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #21 │ │ │ │ │ tsteq r6, r8, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, lsr #14 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ - @ instruction: 0x0116eaf0 │ │ │ │ │ + @ instruction: 0x0116ead8 │ │ │ │ │ mulle r9, r5, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #21 │ │ │ │ │ + @ instruction: 0x0116eaf8 │ │ │ │ │ + andle r0, r0, fp, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0116eaf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ │ - @ instruction: 0x0116eaf8 │ │ │ │ │ - andle r0, r0, fp, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq sp, r2, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ │ + tsteq r6, r8, asr fp │ │ │ │ │ + eoreq sp, r2, #240, 4 │ │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, lsl #29 │ │ │ │ │ @ instruction: 0x011c39f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #22 │ │ │ │ │ - tsteq r6, r8, asr fp │ │ │ │ │ - eoreq sp, r2, #216, 4 @ 0x8000000d │ │ │ │ │ - tsteq r6, r0, lsr #23 │ │ │ │ │ - andle r7, r9, sp, lsl #13 │ │ │ │ │ + tsteq r6, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ │ + tsteq r6, r0, ror #22 │ │ │ │ │ + andle r7, r9, sp, lsl #13 │ │ │ │ │ + tsteq r6, r8, lsr #23 │ │ │ │ │ + @ instruction: 0xd00004b9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116ebb0 │ │ │ │ │ + tsteq r6, r0, lsr #23 │ │ │ │ │ @ instruction: 0x0116eb90 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r8, lsl #23 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, ror r1 │ │ │ │ │ + sbceq r2, r0, r8, ror #3 │ │ │ │ │ @ instruction: 0x0116eb98 │ │ │ │ │ tsteq r6, r0, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl #26 │ │ │ │ │ - tsteq r6, r8, lsr #23 │ │ │ │ │ - @ instruction: 0xd00004b9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0116ebb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #240, 4 │ │ │ │ │ + eoreq sp, r2, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116ebb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #5 @ │ │ │ │ │ @ instruction: 0x0116ebd0 │ │ │ │ │ @@ -2511321,15 +2511093,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0116eff0 │ │ │ │ │ @ instruction: 0x010ddb98 │ │ │ │ │ adcseq sp, sl, r8, lsl #1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r6, r8 @ │ │ │ │ │ @ instruction: 0x010ddb98 │ │ │ │ │ - sbceq r8, r0, r0, lsl #23 │ │ │ │ │ + sbceq r0, r1, r0, lsl #23 │ │ │ │ │ tsteq r7, r0 │ │ │ │ │ adcseq ip, sl, r0, lsl #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r6, r8, lsl r0 @ │ │ │ │ │ @ instruction: 0x010ddb98 │ │ │ │ │ adcseq r9, r7, r8, lsl #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @@ -2511449,15 +2511221,15 @@ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq ip, [r0], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ tsteq r6, r0, lsl #4 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrhteq r5, [r0], r0 │ │ │ │ │ + adcseq r5, r0, r8, ror r5 │ │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ │ tsteq r6, r8, asr #4 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r6, r0, lsl r2 @ │ │ │ │ │ cmpeq r0, r0, asr sp │ │ │ │ │ @@ -2511506,103 +2511278,103 @@ │ │ │ │ │ @ instruction: 0x0116f2d0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0116f2b8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r6, r0, ror #5 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r6, r8, asr #5 @ │ │ │ │ │ - sbceq r2, r0, r0, ror r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116f2f0 │ │ │ │ │ + sbceq r2, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f2f8 │ │ │ │ │ + tsteq r6, r0, lsl r3 @ │ │ │ │ │ + eoreq sp, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl r3 @ │ │ │ │ │ - tsteq r6, r0, lsl r3 @ │ │ │ │ │ - eoreq sp, r2, #32, 6 @ 0x80000000 │ │ │ │ │ - tsteq r6, r0, lsr r3 @ │ │ │ │ │ - andle r5, r2, r0, lsr #29 │ │ │ │ │ + tsteq r6, r8, lsl #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #6 @ │ │ │ │ │ + tsteq r6, r8, lsl r3 @ │ │ │ │ │ + andle r5, r2, r0, lsr #29 │ │ │ │ │ + tsteq r6, r8, lsr r3 @ │ │ │ │ │ + andle r0, r0, sl, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, lsr r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r3 @ │ │ │ │ │ - tsteq r6, r8, lsr r3 @ │ │ │ │ │ - andle r0, r0, sl, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq sp, r2, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq r6, r8, asr #6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, ror r3 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #7 @ │ │ │ │ │ + @ instruction: 0x0116f398 │ │ │ │ │ + eoreq sp, r2, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #7 @ │ │ │ │ │ - @ instruction: 0x0116f398 │ │ │ │ │ - eoreq sp, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ - tsteq r6, r0, asr #7 @ │ │ │ │ │ - @ instruction: 0xd0025cba │ │ │ │ │ + @ instruction: 0x0116f390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #7 @ │ │ │ │ │ + tsteq r6, r0, lsr #7 @ │ │ │ │ │ + @ instruction: 0xd0025cba │ │ │ │ │ + tsteq r6, r8, asr #7 @ │ │ │ │ │ + ldrdle r0, [r0], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116f3d0 │ │ │ │ │ + tsteq r6, r0, asr #7 @ │ │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ │ adcseq fp, r4, r8, lsl #27 │ │ │ │ │ - tsteq r6, r8, asr #7 @ │ │ │ │ │ - ldrdle r0, [r0], -sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0116f3d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #128, 6 │ │ │ │ │ + eoreq sp, r2, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f3d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116f3f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #8 @ │ │ │ │ │ + tsteq r6, r8, lsl r4 @ │ │ │ │ │ + eoreq sp, r2, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsr #8 @ │ │ │ │ │ - tsteq r6, r8, lsl r4 @ │ │ │ │ │ - eoreq sp, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ - tsteq r6, r8, lsr r4 @ │ │ │ │ │ - andle sl, r5, r3, lsr #4 │ │ │ │ │ + tsteq r6, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #8 @ │ │ │ │ │ + tsteq r6, r0, lsr #8 @ │ │ │ │ │ + andle sl, r5, r3, lsr #4 │ │ │ │ │ + tsteq r6, r0, asr #8 @ │ │ │ │ │ + andle r0, r0, r3, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsr r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #8 @ │ │ │ │ │ - tsteq r6, r0, asr #8 @ │ │ │ │ │ - andle r0, r0, r3, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq sp, r2, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #11 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sl, r0, r8, fp │ │ │ │ │ tsteq r6, r8, ror #8 @ │ │ │ │ │ @@ -2511708,61 +2511480,61 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #12 @ │ │ │ │ │ tsteq r6, r0, lsl #12 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, lsl r6 │ │ │ │ │ tsteq ip, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl r6 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl r6 @ │ │ │ │ │ + tsteq r6, r0, lsr r6 @ │ │ │ │ │ + eoreq sp, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr r6 @ │ │ │ │ │ - tsteq r6, r0, lsr r6 @ │ │ │ │ │ - eoreq sp, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ - tsteq r6, r0, asr r6 @ │ │ │ │ │ - andle sl, r5, r8, ror r5 │ │ │ │ │ + tsteq r6, r8, lsr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #12 @ │ │ │ │ │ + tsteq r6, r8, lsr r6 @ │ │ │ │ │ + andle sl, r5, r8, ror r5 │ │ │ │ │ + tsteq r6, r8, asr r6 @ │ │ │ │ │ + strdle r0, [r0], -sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr r6 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #12 @ │ │ │ │ │ - tsteq r6, r8, asr r6 @ │ │ │ │ │ - strdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq sp, r2, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl #13 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f690 │ │ │ │ │ + tsteq r6, r8, lsr #13 @ │ │ │ │ │ + eoreq sp, r2, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116f6b0 │ │ │ │ │ - tsteq r6, r8, lsr #13 @ │ │ │ │ │ - eoreq sp, r2, #64, 8 @ 0x40000000 │ │ │ │ │ - tsteq r6, r0, ror #14 @ │ │ │ │ │ - andle r0, sl, ip, ror #18 │ │ │ │ │ + tsteq r6, r0, lsr #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f6b8 │ │ │ │ │ + @ instruction: 0x0116f6b0 │ │ │ │ │ + andle r0, sl, ip, ror #18 │ │ │ │ │ + tsteq r6, r8, ror #14 @ │ │ │ │ │ + andle r0, r0, r2, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror r7 @ │ │ │ │ │ + tsteq r6, r0, ror #14 @ │ │ │ │ │ @ instruction: 0x0116f6d0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq pc, r5, r8, lsl r1 @ │ │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr r5 @ │ │ │ │ │ tsteq r6, r8, lsl r7 @ │ │ │ │ │ @@ -2511793,18 +2511565,18 @@ │ │ │ │ │ tsteq r6, r0, lsr r7 @ │ │ │ │ │ tsteq r6, r0, asr r7 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r6, r8, asr r7 @ │ │ │ │ │ smulleq sl, r0, r8, fp │ │ │ │ │ tsteq r6, r0, asr #14 @ │ │ │ │ │ @ instruction: 0x0116f6f0 │ │ │ │ │ - tsteq r6, r8, ror #14 @ │ │ │ │ │ - andle r0, r0, r2, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq sp, r2, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f7b8 │ │ │ │ │ tsteq r6, r0, lsl #15 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r5, r1, r8, lsr #32 │ │ │ │ │ tsteq r6, r8, asr #14 @ │ │ │ │ │ @ instruction: 0x0116f790 │ │ │ │ │ @@ -2511822,35 +2511594,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #15 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #15 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116f7d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116f7d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #15 @ │ │ │ │ │ + @ instruction: 0x0116f7f8 │ │ │ │ │ + eoreq sp, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #15 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #16 @ │ │ │ │ │ - @ instruction: 0x0116f7f8 │ │ │ │ │ - eoreq sp, r2, #136, 8 @ 0x88000000 │ │ │ │ │ - tsteq r6, r8, lsl r8 @ │ │ │ │ │ - andle r0, sl, fp, asr #21 │ │ │ │ │ + @ instruction: 0x0116f7f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #16 @ │ │ │ │ │ + tsteq r6, r0, lsl #16 @ │ │ │ │ │ + andle r0, sl, fp, asr #21 │ │ │ │ │ + tsteq r6, r0, lsr #16 @ │ │ │ │ │ + andle r0, r0, r2, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, lsl r8 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #16 @ │ │ │ │ │ - tsteq r6, r0, lsr #16 @ │ │ │ │ │ - andle r0, r0, r2, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq sp, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #17 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ tsteq r6, r0, asr #16 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr #25 │ │ │ │ │ @@ -2511882,15 +2511654,15 @@ │ │ │ │ │ @ instruction: 0x0116f8b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl sl @ │ │ │ │ │ + tsteq r6, r8, lsl sl @ │ │ │ │ │ @ instruction: 0x0116f8d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r4, [r9], r0 │ │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ │ tsteq r6, r0, lsr #17 @ │ │ │ │ │ sbceq sl, r0, r8, asr #7 │ │ │ │ │ tsteq r6, r8, ror #17 @ │ │ │ │ │ @@ -2511965,42 +2511737,42 @@ │ │ │ │ │ sbceq r5, r1, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r8, [r4], #8 │ │ │ │ │ tsteq r6, r8, lsl #20 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsl sl @ │ │ │ │ │ + tsteq r6, r0, asr sl @ │ │ │ │ │ + eoreq sp, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsr sl @ │ │ │ │ │ tsteq r6, r8, lsr #20 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ │ tsteq ip, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr sl @ │ │ │ │ │ - tsteq r6, r0, asr sl @ │ │ │ │ │ - eoreq sp, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ + tsteq r6, r8, lsr sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror #20 @ │ │ │ │ │ tsteq r6, r8, asr #20 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r6, r6, r8, r8 @ │ │ │ │ │ + ldrshteq r6, [r6], r8 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ - tsteq r6, r0, ror sl @ │ │ │ │ │ + tsteq r6, r8, asr sl @ │ │ │ │ │ andle r1, r2, ip, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, ror #20 @ │ │ │ │ │ + tsteq r6, r8, ror sl @ │ │ │ │ │ + andle r0, r0, r1, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, ror sl @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #21 @ │ │ │ │ │ - tsteq r6, r8, ror sl @ │ │ │ │ │ - andle r0, r0, r1, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq sp, r2, #0, 10 │ │ │ │ │ @ instruction: 0x0116fa98 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0116fa90 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, lsl r7 @ │ │ │ │ │ tsteq r6, r0, lsr #21 @ │ │ │ │ │ @@ -2512012,98 +2511784,98 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116fab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116fad0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #22 @ │ │ │ │ │ + tsteq r6, r8, asr #22 @ │ │ │ │ │ + eoreq sp, r2, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq r6, r8, ror #21 @ │ │ │ │ │ rscseq r1, fp, r8, asr pc │ │ │ │ │ - adceq ip, sp, r0, ror #1 │ │ │ │ │ + strdeq ip, [sp], r0 @ │ │ │ │ │ @ instruction: 0x012fd238 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd238 │ │ │ │ │ @ instruction: 0x0116faf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl fp @ │ │ │ │ │ tsteq r6, r0, lsl fp @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, ip, r8, lsr #12 │ │ │ │ │ @ instruction: 0x0116fad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, asr fp @ │ │ │ │ │ + tsteq r6, r0, asr #22 @ │ │ │ │ │ tsteq r6, r8, lsr #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ tsteq r6, r8, lsr fp @ │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ - tsteq r6, r8, asr #22 @ │ │ │ │ │ - eoreq sp, r2, #24, 10 @ 0x6000000 │ │ │ │ │ - tsteq r6, r8, ror #22 @ │ │ │ │ │ - andle r6, r2, lr, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr fp @ │ │ │ │ │ + tsteq r6, r0, asr fp @ │ │ │ │ │ + andle r6, r2, lr, ror #22 │ │ │ │ │ + tsteq r6, r0, ror fp @ │ │ │ │ │ + andle r0, r0, sp, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror #22 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror fp @ │ │ │ │ │ - tsteq r6, r0, ror fp @ │ │ │ │ │ - andle r0, r0, sp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq sp, r2, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116fb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116fb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116fbb0 │ │ │ │ │ + @ instruction: 0x0116fbb8 │ │ │ │ │ tsteq r6, r8, lsr #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c3b90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116fbb8 │ │ │ │ │ + @ instruction: 0x0116fbd0 │ │ │ │ │ + eoreq sp, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116fbd8 │ │ │ │ │ - @ instruction: 0x0116fbd0 │ │ │ │ │ - eoreq sp, r2, #96, 10 @ 0x18000000 │ │ │ │ │ - @ instruction: 0x0116fbf0 │ │ │ │ │ - andle r7, fp, lr, asr #8 │ │ │ │ │ + tsteq r6, r8, asr #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #23 @ │ │ │ │ │ + @ instruction: 0x0116fbd8 │ │ │ │ │ + andle r7, fp, lr, asr #8 │ │ │ │ │ + @ instruction: 0x0116fbf8 │ │ │ │ │ + andle r0, r0, r9, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0116fbf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, lsl #24 @ │ │ │ │ │ - @ instruction: 0x0116fbf8 │ │ │ │ │ - andle r0, r0, r9, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq sp, r2, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116fcf8 │ │ │ │ │ tsteq r6, r8, lsl ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r0, r8, ror #21 │ │ │ │ │ + adcseq r3, r0, r8, lsl fp │ │ │ │ │ tsteq ip, r8, lsr #23 │ │ │ │ │ tsteq r6, r8, lsr #24 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r6, r0, asr #8 │ │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsl #21 @ │ │ │ │ │ @@ -2512184,15 +2511956,15 @@ │ │ │ │ │ tsteq r6, r8, ror #26 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, ror sp @ │ │ │ │ │ @ instruction: 0x011c3bd8 │ │ │ │ │ tsteq r6, r8, ror sp @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0116fd90 │ │ │ │ │ - smulleq pc, r2, r8, fp @ │ │ │ │ │ + sbceq pc, r2, r0, asr #23 │ │ │ │ │ tsteq r6, r8, lsl #27 @ │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd238 │ │ │ │ │ @ instruction: 0x0116fd98 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r6, r0, lsr #27 @ │ │ │ │ │ @@ -2512233,15 +2512005,15 @@ │ │ │ │ │ smlaltbeq ip, r0, r8, sl │ │ │ │ │ tsteq r6, r0, ror #28 @ │ │ │ │ │ tsteq r6, r0, lsr lr @ │ │ │ │ │ tsteq r6, r8, asr #28 @ │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ tsteq r6, r0, asr #28 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq r3, ip, r0, r5 │ │ │ │ │ + strhteq r3, [ip], r8 │ │ │ │ │ tsteq r6, r0, lsl #27 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, asr lr @ │ │ │ │ │ tsteq r6, r8, asr lr @ │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r0, #-160] @ 0xffffff60 │ │ │ │ │ @@ -2512250,43 +2512022,43 @@ │ │ │ │ │ tsteq r6, r0, ror lr @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r6, r8, lsl #29 @ │ │ │ │ │ tsteq r6, r8, ror lr @ │ │ │ │ │ tsteq r6, r0, lsl #29 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq pc, r2, r8, fp @ │ │ │ │ │ + sbceq pc, r2, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq ip, r0, r0, sl │ │ │ │ │ @ instruction: 0x0116fe98 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, lsr #29 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116feb0 │ │ │ │ │ + tsteq r6, r8, asr #29 @ │ │ │ │ │ + eoreq sp, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116feb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r0, asr #29 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0116fed8 │ │ │ │ │ @ instruction: 0x0116fed0 │ │ │ │ │ - tsteq r6, r8, asr #29 @ │ │ │ │ │ - eoreq sp, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ - tsteq r6, r8, ror #29 @ │ │ │ │ │ andle r3, lr, lr, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116fed8 │ │ │ │ │ + @ instruction: 0x0116fef0 │ │ │ │ │ + ldrdle r0, [r0], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r6, r8, ror #29 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116fef8 │ │ │ │ │ - @ instruction: 0x0116fef0 │ │ │ │ │ - ldrdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq sp, r2, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr pc @ │ │ │ │ │ tsteq r6, r8, lsl #30 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r7, r8, lsl sp │ │ │ │ │ @ instruction: 0x011c3bf0 │ │ │ │ │ tsteq r6, r8, asr sp @ │ │ │ │ │ @@ -2512302,224 +2512074,224 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r8, asr pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #30 @ │ │ │ │ │ + tsteq r6, r8, ror pc @ │ │ │ │ │ + eoreq sp, r2, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r6, r0, lsl #31 @ │ │ │ │ │ - tsteq r6, r8, ror pc @ │ │ │ │ │ - eoreq sp, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ - @ instruction: 0x0116ff98 │ │ │ │ │ - andle lr, r8, r6, lsr #6 │ │ │ │ │ + tsteq r6, r0, ror pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsl #31 @ │ │ │ │ │ + tsteq r6, r0, lsl #31 @ │ │ │ │ │ + andle lr, r8, r6, lsr #6 │ │ │ │ │ + tsteq r6, r0, lsr #31 @ │ │ │ │ │ + andle r0, r0, r4, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116ff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0116ff98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, lsr #31 @ │ │ │ │ │ - tsteq r6, r0, lsr #31 @ │ │ │ │ │ - andle r0, r0, r4, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq sp, r2, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116ffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, asr #31 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, asr #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0116ffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0116ffd8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r0, ror #31 @ │ │ │ │ │ + tsteq r7, r0, lsr r0 │ │ │ │ │ + eoreq sp, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r6, r8, ror #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r0, rrx │ │ │ │ │ + tsteq r7, r8 │ │ │ │ │ @ instruction: 0x0116fff8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ - adcseq r8, r9, r0, lsl #23 │ │ │ │ │ + adcseq r0, r9, r0, lsl #23 │ │ │ │ │ tsteq r7, r0 │ │ │ │ │ - tsteq r7, r0, lsr r0 │ │ │ │ │ - eoreq sp, r2, #56, 12 @ 0x3800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r0], #112 @ 0x70 │ │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ │ tsteq r7, r8, lsr #32 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ - tsteq r7, r8, lsl #1 │ │ │ │ │ + tsteq r7, r0, rrx │ │ │ │ │ andle pc, r7, r9, lsl r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd2b0 │ │ │ │ │ tsteq r7, r0, asr r0 │ │ │ │ │ @ instruction: 0x012fd2b0 │ │ │ │ │ ldrshteq r5, [fp], r8 │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ tsteq r7, r8, asr r0 │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd238 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, rrx │ │ │ │ │ + @ instruction: 0x01170090 │ │ │ │ │ + ldrdle r0, [r0], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01170098 │ │ │ │ │ + tsteq r7, r8, lsl #1 │ │ │ │ │ tsteq r7, r0, lsl #1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r8, lsl sp │ │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ │ - @ instruction: 0x01170090 │ │ │ │ │ - ldrdle r0, [r0], -r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01170098 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq sp, r2, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r7, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r7, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r0, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ │ + tsteq r7, r8, ror #1 │ │ │ │ │ + eoreq sp, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [r7, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r0, [r7, -r0] │ │ │ │ │ + tsteq r7, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ - tsteq r7, r8, ror #1 │ │ │ │ │ - eoreq sp, r2, #128, 12 @ 0x8000000 │ │ │ │ │ - tsteq r7, r8, lsl #2 │ │ │ │ │ - andle lr, r8, sp, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [r7, -r8] │ │ │ │ │ + ldrsheq r0, [r7, -r0] │ │ │ │ │ + andle lr, r8, sp, asr #2 │ │ │ │ │ + tsteq r7, r0, lsl r1 │ │ │ │ │ + andle r0, r0, ip, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r8, lsl #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ │ - tsteq r7, r0, lsl r1 │ │ │ │ │ - andle r0, r0, ip, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq sp, r2, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, asr #2 │ │ │ │ │ + tsteq r7, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, ror r1 │ │ │ │ │ + @ instruction: 0x01170190 │ │ │ │ │ + eoreq sp, r2, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sp, pc, r0, lsr sl @ │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq r8, r0, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01170198 │ │ │ │ │ - @ instruction: 0x01170190 │ │ │ │ │ - eoreq sp, r2, #200, 12 @ 0xc800000 │ │ │ │ │ - @ instruction: 0x011701b0 │ │ │ │ │ - andle lr, r8, r8, asr #1 │ │ │ │ │ + tsteq r7, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x01170198 │ │ │ │ │ + andle lr, r8, r8, asr #1 │ │ │ │ │ + @ instruction: 0x011701b8 │ │ │ │ │ + andle r0, r0, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011701b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #3 │ │ │ │ │ - @ instruction: 0x011701b8 │ │ │ │ │ - andle r0, r0, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq sp, r2, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011701d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #3 │ │ │ │ │ tsteq r7, r0, ror #3 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011701f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011701f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #4 │ │ │ │ │ + tsteq r7, r0, lsr #4 │ │ │ │ │ + eoreq sp, r2, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, lsr #4 │ │ │ │ │ - tsteq r7, r0, lsr #4 │ │ │ │ │ - eoreq sp, r2, #16, 14 @ 0x400000 │ │ │ │ │ + tsteq r7, r0, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr #22 │ │ │ │ │ - tsteq r7, r0, asr #4 │ │ │ │ │ + tsteq r7, r8, lsr #4 │ │ │ │ │ mulle r8, r0, r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r0, lsr r2 │ │ │ │ │ + tsteq r7, r8, asr #4 │ │ │ │ │ + andle r0, r0, r4, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r0, asr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ │ - tsteq r7, r8, asr #4 │ │ │ │ │ - andle r0, r0, r4, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq sp, r2, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, ror r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x01170298 │ │ │ │ │ + eoreq sp, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01170290 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r0, lsl #7 │ │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ │ - @ instruction: 0x01170298 │ │ │ │ │ - eoreq sp, r2, #88, 14 @ 0x1600000 │ │ │ │ │ - tsteq r7, r0, ror #7 │ │ │ │ │ @ instruction: 0xd008d4b9 │ │ │ │ │ tsteq r7, r8, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #5 │ │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ │ tsteq r6, r0, lsl pc @ │ │ │ │ │ smlatbeq pc, r0, sp, r2 @ │ │ │ │ │ @@ -2512567,16 +2512339,16 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ strheq r9, [r0], #112 @ 0x70 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ @ instruction: 0x011702f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r0, lsl #7 │ │ │ │ │ + @ instruction: 0x011703f8 │ │ │ │ │ + andle r0, r0, sl, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011703d8 │ │ │ │ │ @ instruction: 0x01170390 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, ror #19 │ │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ @@ -2512592,85 +2512364,85 @@ │ │ │ │ │ tsteq r7, r8, lsr #7 │ │ │ │ │ adcseq sp, pc, r0, lsr sl @ │ │ │ │ │ @ instruction: 0x011703d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq pc, pc, r0, r5 @ │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r0, ror #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #8 │ │ │ │ │ - @ instruction: 0x011703f8 │ │ │ │ │ - andle r0, r0, sl, lsr r1 │ │ │ │ │ @ instruction: 0x011703f0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq sp, r2, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ │ + tsteq r7, r8, asr #8 │ │ │ │ │ + eoreq sp, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r0, asr r4 │ │ │ │ │ - tsteq r7, r8, asr #8 │ │ │ │ │ - eoreq sp, r2, #160, 14 @ 0x2800000 │ │ │ │ │ - tsteq r7, r8, ror #8 │ │ │ │ │ - strdle pc, [r7], -fp │ │ │ │ │ + tsteq r7, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r4 │ │ │ │ │ + tsteq r7, r0, asr r4 │ │ │ │ │ + strdle pc, [r7], -fp │ │ │ │ │ + tsteq r7, r0, ror r4 │ │ │ │ │ + andle r0, r0, r5, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ │ - tsteq r7, r0, ror r4 │ │ │ │ │ - andle r0, r0, r5, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq sp, r2, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r0, lsr #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ │ + tsteq r7, r0, asr #9 │ │ │ │ │ + eoreq sp, r2, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011704b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, asr #9 │ │ │ │ │ - tsteq r7, r0, asr #9 │ │ │ │ │ - eoreq sp, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ - tsteq r7, r8, ror #9 │ │ │ │ │ - @ instruction: 0xd00edfbc │ │ │ │ │ + @ instruction: 0x011704b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011704d0 │ │ │ │ │ + tsteq r7, r8, asr #9 │ │ │ │ │ + @ instruction: 0xd00edfbc │ │ │ │ │ + @ instruction: 0x011704f0 │ │ │ │ │ + strdle r0, [r0], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r8, ror #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011704f8 │ │ │ │ │ - @ instruction: 0x011704f0 │ │ │ │ │ - strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #0, 16 │ │ │ │ │ + eoreq sp, r2, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ │ tsteq r7, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2512686,91 +2512458,91 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ │ + tsteq r7, r0, lsr #11 │ │ │ │ │ + eoreq sp, r2, #72, 16 @ 0x480000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r0], #240 @ 0xf0 │ │ │ │ │ tsteq r7, r0, ror r5 │ │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd328 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd328 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, lsr #11 │ │ │ │ │ - tsteq r7, r0, lsr #11 │ │ │ │ │ - eoreq sp, r2, #48, 16 @ 0x300000 │ │ │ │ │ - tsteq r7, r0, asr #11 │ │ │ │ │ - andle ip, r8, r6, lsl #8 │ │ │ │ │ + @ instruction: 0x01170598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011705b0 │ │ │ │ │ + tsteq r7, r8, lsr #11 │ │ │ │ │ + andle ip, r8, r6, lsl #8 │ │ │ │ │ + tsteq r7, r8, asr #11 │ │ │ │ │ + strdle r0, [r0], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011705b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r0, asr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011705d0 │ │ │ │ │ - tsteq r7, r8, asr #11 │ │ │ │ │ - strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq sp, r2, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011705d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011705f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011705f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ + tsteq r7, r0, lsr r6 │ │ │ │ │ + eoreq sp, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, lsr r6 │ │ │ │ │ + tsteq r7, r8, lsr #12 │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ │ - tsteq r7, r0, lsr r6 │ │ │ │ │ - eoreq sp, r2, #120, 16 @ 0x780000 │ │ │ │ │ - tsteq r7, r0, asr r6 │ │ │ │ │ - strdle sp, [r8], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ │ + tsteq r7, r8, lsr r6 │ │ │ │ │ + strdle sp, [r8], -r8 │ │ │ │ │ + tsteq r7, r8, asr r6 │ │ │ │ │ + andle r0, r0, r6, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r0, asr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170698 │ │ │ │ │ - tsteq r7, r8, asr r6 │ │ │ │ │ - andle r0, r0, r6, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq sp, r2, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r6, [r2], #32 │ │ │ │ │ + ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x01170690 │ │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r8, r0, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2512784,84 +2512556,84 @@ │ │ │ │ │ cmpeq pc, r0, ror r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ @ instruction: 0x011706f0 │ │ │ │ │ - eoreq sp, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq sp, r2, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ tsteq fp, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ │ andle sp, r8, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ │ andle r0, r0, r7, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq sp, r2, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #14 │ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010d31b0 │ │ │ │ │ @ instruction: 0x011c3c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ - eoreq sp, r2, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq sp, r2, #32, 18 @ 0x80000 │ │ │ │ │ tsteq r7, r0, asr #14 │ │ │ │ │ andle sp, r8, r3, ror #14 │ │ │ │ │ tsteq r7, r8, asr #14 │ │ │ │ │ andle r0, r0, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq sp, r2, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ │ - eoreq sp, r2, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq sp, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq r7, r0, ror r7 │ │ │ │ │ andle sp, r8, pc, lsr r2 │ │ │ │ │ tsteq r7, r8, ror r7 │ │ │ │ │ andle r0, r0, ip, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq sp, r2, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011707b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r7, r0, lsr #15 │ │ │ │ │ - eoreq sp, r2, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq sp, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq r7, r8, lsr #15 │ │ │ │ │ andle sp, r8, r4, lsl r1 │ │ │ │ │ @ instruction: 0x011707b0 │ │ │ │ │ andle r0, r0, r6, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq sp, r2, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170898 │ │ │ │ │ @ instruction: 0x011707d0 │ │ │ │ │ - eoreq sp, r2, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq sp, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ @ instruction: 0x011707d8 │ │ │ │ │ andle sp, r8, r8, lsr #17 │ │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq sp, r2, #16, 20 @ 0x10000 │ │ │ │ │ @ instruction: 0x011707f0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrsbteq lr, [r5], r0 │ │ │ │ │ + adcseq lr, r5, r0, lsl #18 │ │ │ │ │ @ instruction: 0x01187dd0 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ @@ -2512900,15 +2512672,15 @@ │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ │ @ instruction: 0x011708f0 │ │ │ │ │ - eoreq sp, r2, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq sp, r2, #64, 20 @ 0x40000 │ │ │ │ │ @ instruction: 0x011708b8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbteq r4, [r1], r8 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ tsteq r7, r8, asr #17 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011708b0 │ │ │ │ │ @@ -2512916,53 +2512688,53 @@ │ │ │ │ │ @ instruction: 0x011708d8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r0, asr #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, ror #17 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011708d0 │ │ │ │ │ - strheq r6, [r2], #32 │ │ │ │ │ + ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x011708f8 │ │ │ │ │ strdle lr, [r8], -r7 │ │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ │ andle r0, r0, r4, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq sp, r2, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ - eoreq sp, r2, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq sp, r2, #136, 20 @ 0x88000 │ │ │ │ │ tsteq r7, r8, lsr #18 │ │ │ │ │ andle lr, r8, r4, lsl #12 │ │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ │ strhle r0, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq sp, r2, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170998 │ │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ │ - eoreq sp, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq sp, r2, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ │ andle lr, r8, r7, ror #8 │ │ │ │ │ tsteq r7, r0, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c3cb0 │ │ │ │ │ tsteq r7, r0, lsl #19 │ │ │ │ │ andle r0, r0, fp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq sp, r2, #232, 20 @ 0xe8000 │ │ │ │ │ @ instruction: 0x01170990 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, sp, r8, ror #27 │ │ │ │ │ tsteq ip, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2512970,69 +2512742,69 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #19 │ │ │ │ │ @ instruction: 0x011709b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, ror #29 │ │ │ │ │ tsteq ip, r0, ror #25 │ │ │ │ │ tsteq r7, r8, asr #19 │ │ │ │ │ - eoreq sp, r2, #0, 22 │ │ │ │ │ + eoreq sp, r2, #24, 22 @ 0x6000 │ │ │ │ │ @ instruction: 0x011709d0 │ │ │ │ │ andle ip, r8, r8, lsl r8 │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ andle r0, r0, r7, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq sp, r2, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011709f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ │ - tsteq r7, r0, lsl #20 │ │ │ │ │ + tsteq r7, r8, lsl sl │ │ │ │ │ + eoreq sp, r2, #96, 22 @ 0x18000 │ │ │ │ │ + tsteq r7, r8, lsl #20 │ │ │ │ │ rscseq r7, sl, r8, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, sl, r8, ror #30 │ │ │ │ │ - tsteq r7, r8, lsl sl │ │ │ │ │ - eoreq sp, r2, #72, 22 @ 0x12000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ │ mulle r8, pc, r3 @ │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq sp, r2, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq lr, r8, r1, sl │ │ │ │ │ @ instruction: 0x011c3cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ - eoreq sp, r2, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq sp, r2, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ │ andle lr, r8, r8, ror #4 │ │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ │ strhle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq sp, r2, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170ad8 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ - eoreq sp, r2, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq sp, r2, #240, 22 @ 0x3c000 │ │ │ │ │ @ instruction: 0x01170a90 │ │ │ │ │ andle sp, r8, r3, asr #20 │ │ │ │ │ @ instruction: 0x01170a98 │ │ │ │ │ andle r0, r0, r4, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq sp, r2, #8, 24 @ 0x800 │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011501f0 │ │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ │ cmpeq r6, r0, ror #4 │ │ │ │ │ tsteq r7, r0, asr #21 │ │ │ │ │ @@ -2513048,27 +2512820,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ @ instruction: 0x01170af0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118d2f8 │ │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ - eoreq sp, r2, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq sp, r2, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ mulle r8, r0, ip │ │ │ │ │ tsteq r7, r0, lsl fp │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq sp, r2, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror fp │ │ │ │ │ tsteq r7, r8, asr fp │ │ │ │ │ - eoreq sp, r2, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq sp, r2, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, asr #22 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, lsr #26 │ │ │ │ │ tsteq r7, r0, asr fp │ │ │ │ │ @@ -2513078,25 +2512850,25 @@ │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ andle sp, r8, r8, lsl #31 │ │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ │ andle r0, r0, fp, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq sp, r2, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #23 │ │ │ │ │ @ instruction: 0x01170b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ tsteq r7, r8, lsr #23 │ │ │ │ │ - eoreq sp, r2, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq sp, r2, #200, 24 @ 0xc800 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r7, r0, asr #23 │ │ │ │ │ ldrdle fp, [r8], -r4 │ │ │ │ │ @ instruction: 0x01170bb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r8, r0, ror #14 │ │ │ │ │ @@ -2513106,77 +2512878,77 @@ │ │ │ │ │ @ instruction: 0x01170bd0 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq sp, r2, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #24 │ │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ │ - eoreq sp, r2, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq sp, r2, #16, 26 @ 0x400 │ │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ │ andle pc, r7, r5, ror #12 │ │ │ │ │ tsteq r7, r8, lsl ip │ │ │ │ │ andle r0, r0, r2, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #16, 26 @ 0x400 │ │ │ │ │ + eoreq sp, r2, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ │ tsteq r7, r8, lsr ip │ │ │ │ │ - eoreq sp, r2, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq sp, r2, #88, 26 @ 0x1600 │ │ │ │ │ tsteq r7, r0, asr #24 │ │ │ │ │ mulle r9, r9, sp │ │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ │ andle r0, r0, r3, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq sp, r2, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170c90 │ │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ │ - eoreq sp, r2, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq sp, r2, #160, 26 @ 0x2800 │ │ │ │ │ tsteq r7, r8, ror ip │ │ │ │ │ andle r4, lr, r1, ror r5 │ │ │ │ │ tsteq r7, r8, lsl #25 │ │ │ │ │ andle r0, r0, sp, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq sp, r2, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ │ tsteq r7, r8, lsr #25 │ │ │ │ │ - eoreq sp, r2, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq sp, r2, #232, 26 @ 0x3a00 │ │ │ │ │ @ instruction: 0x01170cb0 │ │ │ │ │ andle r4, lr, fp, lsr #21 │ │ │ │ │ tsteq r7, r0, asr #25 │ │ │ │ │ andle r0, r0, ip, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq sp, r2, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170e98 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ - eoreq sp, r2, #24, 28 @ 0x180 │ │ │ │ │ + eoreq sp, r2, #48, 28 @ 0x300 │ │ │ │ │ tsteq r7, r8, ror #25 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq sl, r6, r0, fp │ │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2513218,15 +2512990,15 @@ │ │ │ │ │ @ instruction: 0x01170d98 │ │ │ │ │ andle lr, ip, fp, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ andle r0, r0, pc, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #48, 28 @ 0x300 │ │ │ │ │ + eoreq sp, r2, #72, 28 @ 0x480 │ │ │ │ │ @ instruction: 0x01170db0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq lr, [r0], r8 │ │ │ │ │ tsteq r7, r0, ror sp │ │ │ │ │ tsteq r7, r0, asr #27 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ │ @@ -2513290,35 +2513062,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ @ instruction: 0x01170eb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsl #30 │ │ │ │ │ @ instruction: 0x011c3db8 │ │ │ │ │ tsteq r7, r8, asr #29 │ │ │ │ │ - eoreq sp, r2, #96, 28 @ 0x600 │ │ │ │ │ + eoreq sp, r2, #120, 28 @ 0x780 │ │ │ │ │ @ instruction: 0x01170ed0 │ │ │ │ │ andle pc, ip, r3, lsl #14 │ │ │ │ │ @ instruction: 0x01170ed8 │ │ │ │ │ andle r0, r0, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #120, 28 @ 0x780 │ │ │ │ │ + eoreq sp, r2, #144, 28 @ 0x900 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01170ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ tsteq r7, r0, lsl #30 │ │ │ │ │ - eoreq sp, r2, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq sp, r2, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ @ instruction: 0xd0007abb │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq sp, r2, #216, 28 @ 0xd80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011712b8 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ @@ -2513338,15 +2513110,15 @@ │ │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ tsteq r7, r8, ror pc │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, lr, r0, asr #14 │ │ │ │ │ tsteq r7, r8, lsl #31 │ │ │ │ │ - eoreq sp, r2, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq sp, r2, #8, 30 │ │ │ │ │ @ instruction: 0x01170fd8 │ │ │ │ │ mulle r2, r8, r4 │ │ │ │ │ @ instruction: 0x01170f98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq ip, [r6], r0 │ │ │ │ │ tsteq ip, r8, ror #27 │ │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ │ @@ -2513362,15 +2513134,15 @@ │ │ │ │ │ @ instruction: 0x01170fd0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, lr, r8, asr r7 │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ andle r0, r0, lr, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #8, 30 │ │ │ │ │ + eoreq sp, r2, #32, 30 @ 0x80 │ │ │ │ │ @ instruction: 0x01170ff0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ │ tsteq ip, r0, lsl #28 │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ rscseq r8, r3, r0, lsl #23 │ │ │ │ │ @@ -2513566,15 +2513338,15 @@ │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ │ sbceq pc, r2, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01171590 │ │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ │ - eoreq sp, r2, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq sp, r2, #80, 30 @ 0x140 │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ @ instruction: 0x011713d0 │ │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ │ sbceq r4, r1, r0, ror #24 │ │ │ │ │ @ instruction: 0x01171390 │ │ │ │ │ @@ -2513724,15 +2513496,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ │ andle ip, r2, r7, lsl #10 │ │ │ │ │ tsteq r7, r8, lsl #11 │ │ │ │ │ andle r0, r0, sp, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #80, 30 @ 0x140 │ │ │ │ │ + eoreq sp, r2, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01171598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2513740,21 +2513512,21 @@ │ │ │ │ │ @ instruction: 0x011715b8 │ │ │ │ │ tsteq r7, r0, lsr #11 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @ instruction: 0x011715d0 │ │ │ │ │ - eoreq sp, r2, #128, 30 @ 0x200 │ │ │ │ │ + eoreq sp, r2, #152, 30 @ 0x260 │ │ │ │ │ @ instruction: 0x011715d8 │ │ │ │ │ andle ip, r2, r5, ror r5 │ │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ │ andle r0, r0, r5, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #152, 30 @ 0x260 │ │ │ │ │ + eoreq sp, r2, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2513762,15 +2513534,15 @@ │ │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ │ @ instruction: 0x011715f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2320 @ 0x910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ │ - eoreq sp, r2, #200, 30 @ 0x320 │ │ │ │ │ + eoreq sp, r2, #224, 30 @ 0x380 │ │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ │ tsteq r7, r8, lsr #12 │ │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ │ @@ -2514008,21 +2513780,21 @@ │ │ │ │ │ tsteq r7, r8, ror #19 │ │ │ │ │ @ instruction: 0x011719d0 │ │ │ │ │ @ instruction: 0x011719f0 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r2, #224, 30 @ 0x380 │ │ │ │ │ + eoreq lr, r2, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ tsteq r7, r8, lsl sl │ │ │ │ │ - eoreq lr, r2, #32 │ │ │ │ │ + eoreq lr, r2, #56 @ 0x38 │ │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ │ andle r6, r2, r2, lsr #12 │ │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2514030,21 +2513802,21 @@ │ │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #56 @ 0x38 │ │ │ │ │ + eoreq lr, r2, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01171ab0 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ - eoreq lr, r2, #104 @ 0x68 │ │ │ │ │ + eoreq lr, r2, #128 @ 0x80 │ │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ │ @ instruction: 0xd00264b0 │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ andle r0, r0, r1, ror r1 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2514052,21 +2513824,21 @@ │ │ │ │ │ @ instruction: 0x01171a98 │ │ │ │ │ tsteq r7, r0, lsl #21 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #128 @ 0x80 │ │ │ │ │ + eoreq lr, r2, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01171ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ tsteq r7, r8, asr #21 │ │ │ │ │ - eoreq lr, r2, #176 @ 0xb0 │ │ │ │ │ + eoreq lr, r2, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01171ad0 │ │ │ │ │ andle r6, r2, r3, lsl r7 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ andle r0, r0, r6, ror #2 │ │ │ │ │ tsteq r7, r0, ror #21 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2514074,15 +2513846,15 @@ │ │ │ │ │ @ instruction: 0x01171af0 │ │ │ │ │ @ instruction: 0x01171ad8 │ │ │ │ │ @ instruction: 0x01171af8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #200 @ 0xc8 │ │ │ │ │ + eoreq lr, r2, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01171d90 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011622f0 │ │ │ │ │ tsteq ip, r0, lsr lr │ │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ │ @@ -2514250,21 +2514022,21 @@ │ │ │ │ │ @ instruction: 0x01171db0 │ │ │ │ │ @ instruction: 0x01171d98 │ │ │ │ │ @ instruction: 0x01171db8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ - eoreq lr, r2, #248 @ 0xf8 │ │ │ │ │ + eoreq lr, r2, #16, 2 │ │ │ │ │ @ instruction: 0x01171dd0 │ │ │ │ │ andle r7, r1, r3, asr #21 │ │ │ │ │ @ instruction: 0x01171dd8 │ │ │ │ │ andle r0, r0, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #16, 2 │ │ │ │ │ + eoreq lr, r2, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01171ed8 │ │ │ │ │ @ instruction: 0x01171df8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2514278,15 +2514050,15 @@ │ │ │ │ │ @ instruction: 0x0117a7d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0114f8f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ tsteq r7, r0, ror lr │ │ │ │ │ - eoreq lr, r2, #64, 2 │ │ │ │ │ + eoreq lr, r2, #88, 2 │ │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ │ tsteq r4, r8, lsl #18 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ tsteq r7, r0, asr lr │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2514318,71 +2514090,71 @@ │ │ │ │ │ tsteq r7, r0, asr #29 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #88, 2 │ │ │ │ │ + eoreq lr, r2, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01171ef0 │ │ │ │ │ tsteq r7, r8, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r6, r8, asr #2 │ │ │ │ │ @ instruction: 0x011c3e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl pc │ │ │ │ │ tsteq r7, r0, lsl #30 │ │ │ │ │ - eoreq lr, r2, #136, 2 @ 0x22 │ │ │ │ │ + eoreq lr, r2, #160, 2 @ 0x28 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ andle r6, r2, lr, ror r8 │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #160, 2 @ 0x28 │ │ │ │ │ + eoreq lr, r2, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr pc │ │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ │ - eoreq lr, r2, #208, 2 @ 0x34 │ │ │ │ │ + eoreq lr, r2, #232, 2 @ 0x3a │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r7, r8, asr #30 │ │ │ │ │ andle r2, r2, r8, lsr #30 │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #232, 2 @ 0x3a │ │ │ │ │ + eoreq lr, r2, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r0, ror r7 @ │ │ │ │ │ tsteq ip, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ - eoreq lr, r2, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq lr, r2, #48, 4 │ │ │ │ │ tsteq r7, r8, lsl #31 │ │ │ │ │ andle r6, r2, sp, ror r9 │ │ │ │ │ @ instruction: 0x01171f90 │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #48, 4 │ │ │ │ │ + eoreq lr, r2, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ umlalseq pc, pc, r8, r1 @ │ │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ │ adcseq r4, pc, r8, lsr #16 │ │ │ │ │ @ instruction: 0x01171fb0 │ │ │ │ │ @ instruction: 0x012fd378 │ │ │ │ │ @ instruction: 0x01171fb8 │ │ │ │ │ - sbceq r0, r2, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ @ instruction: 0x012fd238 │ │ │ │ │ @ instruction: 0x01171fd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01171fd8 │ │ │ │ │ @@ -2514390,45 +2514162,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #32 │ │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ │ - eoreq lr, r2, #96, 4 │ │ │ │ │ + eoreq lr, r2, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r7, r8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ sbcseq r8, sl, r0, lsl #23 │ │ │ │ │ tsteq r7, r0 │ │ │ │ │ adcseq r0, r2, r8, lsl #27 │ │ │ │ │ @ instruction: 0x01171f98 │ │ │ │ │ tsteq r7, r8, lsl r0 │ │ │ │ │ andle r3, r2, r1, lsr #32 │ │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ │ andle r0, r0, sp, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq lr, r2, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r0 │ │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ │ - eoreq lr, r2, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq lr, r2, #192, 4 │ │ │ │ │ tsteq r7, r8, asr #32 │ │ │ │ │ andle r3, r2, r3, asr #1 │ │ │ │ │ tsteq r7, r0, asr r0 │ │ │ │ │ andle r0, r0, r9, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #192, 4 │ │ │ │ │ + eoreq lr, r2, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ │ tsteq r7, r8, lsl #1 │ │ │ │ │ - eoreq lr, r2, #240, 4 │ │ │ │ │ + eoreq lr, r2, #8, 6 @ 0x20000000 │ │ │ │ │ @ instruction: 0x011747d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsr #21 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #16 @ │ │ │ │ │ ldrheq r2, [r7, -r0] │ │ │ │ │ @@ -2514482,15 +2514254,15 @@ │ │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ │ sbceq r4, r0, r0, ror #14 │ │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ │ ldrsheq r2, [r7, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq lr, r2, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #4 │ │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r8, lsr #32 │ │ │ │ │ @@ -2514516,21 +2514288,21 @@ │ │ │ │ │ @ instruction: 0x011721d8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r0, ror #4 │ │ │ │ │ tsteq r7, r0, lsr #3 │ │ │ │ │ @ instruction: 0x011721b8 │ │ │ │ │ ldrhteq pc, [pc], r8 @ │ │ │ │ │ @ instruction: 0x011721f0 │ │ │ │ │ - eoreq lr, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq lr, r2, #80, 6 @ 0x40000001 │ │ │ │ │ @ instruction: 0x011721f8 │ │ │ │ │ andle r6, r8, r8, asr r0 │ │ │ │ │ tsteq r7, r0, lsl #4 │ │ │ │ │ andle r0, r0, r6, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq lr, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #4 │ │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, fp, r0, ror #18 │ │ │ │ │ tsteq ip, r0, asr #29 │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ @@ -2514542,43 +2514314,43 @@ │ │ │ │ │ tsteq r7, r0, asr #4 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, sl, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ │ - eoreq lr, r2, #128, 6 │ │ │ │ │ + eoreq lr, r2, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r8, r8, lsr #30 │ │ │ │ │ @ instruction: 0x011c3ed8 │ │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ │ andle lr, lr, r2, asr #5 │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ andle r0, r0, sp, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq lr, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011722b0 │ │ │ │ │ @ instruction: 0x01172298 │ │ │ │ │ - eoreq lr, r2, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq lr, r2, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r7, r0, lsr #5 │ │ │ │ │ mulle r8, r3, r1 │ │ │ │ │ tsteq r7, r8, lsr #5 │ │ │ │ │ andle r0, r0, fp, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq lr, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011722b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ │ - eoreq lr, r2, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq lr, r2, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r8, r3, sp @ │ │ │ │ │ tsteq r7, r0, ror #5 │ │ │ │ │ smlawteq pc, r8, r3, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2514596,101 +2514368,101 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c3ef0 │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ andle r3, r2, pc, ror r0 │ │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ │ andle r0, r0, r3, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq lr, r2, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ │ tsteq r7, r8, asr #6 │ │ │ │ │ - eoreq lr, r2, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq lr, r2, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ andle r6, r1, sl, lsr r5 │ │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ │ andle r0, r0, fp, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq lr, r2, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #7 │ │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ │ - eoreq lr, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq lr, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ @ instruction: 0x01172398 │ │ │ │ │ andle r5, r1, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01172390 │ │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ andle r1, r0, r8, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq lr, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #7 │ │ │ │ │ @ instruction: 0x011723b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq pc, r0, sp, r9 @ │ │ │ │ │ tsteq ip, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011723f0 │ │ │ │ │ + tsteq r7, r8, ror #7 │ │ │ │ │ @ instruction: 0x011723d0 │ │ │ │ │ - eoreq lr, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq lr, r2, #0, 10 │ │ │ │ │ @ instruction: 0x011723d8 │ │ │ │ │ andle pc, r0, sl, lsl #6 │ │ │ │ │ tsteq r7, r0, ror #7 │ │ │ │ │ andle r0, r0, fp, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #0, 10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r6, r8, lsl lr @ │ │ │ │ │ + eoreq lr, r2, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011723f8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r6, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #8 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ - eoreq lr, r2, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq lr, r2, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r7, r0, lsr #8 │ │ │ │ │ mulle r2, r1, r1 │ │ │ │ │ tsteq r7, r8, lsr #8 │ │ │ │ │ andle r0, r0, pc, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq lr, r2, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq r7, r8, lsr r4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r5, r6, r0, ror r8 │ │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ │ tsteq r7, r8, asr r4 │ │ │ │ │ - eoreq lr, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq lr, r2, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r7, r0, ror #8 │ │ │ │ │ andle r8, ip, r7, lsl r5 │ │ │ │ │ tsteq r7, r8, ror #8 │ │ │ │ │ andle r0, r0, ip, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq lr, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x011726f0 │ │ │ │ │ tsteq r7, r8, lsl #9 │ │ │ │ │ - eoreq lr, r2, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq lr, r2, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ andle r6, r6, r5, lsl #14 │ │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2514761,30 +2514533,30 @@ │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011725b0 │ │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ │ @ instruction: 0x011725b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ - tsteq r7, r8, lsr #13 │ │ │ │ │ + @ instruction: 0x011725f0 │ │ │ │ │ andle r0, r0, fp, lsr r7 │ │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ │ @ instruction: 0x011725d0 │ │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ │ @ instruction: 0x011725d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ - @ instruction: 0x011725f0 │ │ │ │ │ - ldrheq r2, [pc, #-96] @ 11725a4 <__bss_end__@@Base+0xa74ef4> │ │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r2, r6, r0, ror #20 │ │ │ │ │ @ instruction: 0x0118a098 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01172490 │ │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ │ @@ -2514816,19 +2514588,19 @@ │ │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01172690 │ │ │ │ │ sbceq r7, r0, r8, lsr #21 │ │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ │ tsteq r7, r8, lsr #12 │ │ │ │ │ @ instruction: 0x011725f8 │ │ │ │ │ - @ instruction: 0x017f2698 │ │ │ │ │ + ldrheq r2, [pc, #-96] @ 1172644 <__bss_end__@@Base+0xa74f94> │ │ │ │ │ @ instruction: 0x01172698 │ │ │ │ │ + @ instruction: 0x017f2698 │ │ │ │ │ + tsteq r7, r0, lsr #13 │ │ │ │ │ cmneq pc, r0, lsl #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #216, 10 @ 0x36000000 │ │ │ │ │ @ instruction: 0x011726b8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq r1, [r1], r0 │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011726b0 │ │ │ │ │ @@ -2514837,172 +2514609,172 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011726d0 │ │ │ │ │ sbceq r9, r2, r0, asr #18 │ │ │ │ │ - tsteq r7, r0, lsr #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r7, r8, lsl #14 │ │ │ │ │ + tsteq r7, r8, lsr #13 │ │ │ │ │ addeq r4, r4, r0, lsl #11 │ │ │ │ │ adcseq ip, r1, r8, lsr #14 │ │ │ │ │ rscseq r8, sl, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r7, r8, lsl #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r7 │ │ │ │ │ tsteq r7, r8, lsl r7 │ │ │ │ │ - eoreq lr, r2, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq lr, r2, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ │ andle lr, r6, r6, ror r4 │ │ │ │ │ tsteq r7, r8, lsr #14 │ │ │ │ │ andle r0, r0, fp, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq lr, r2, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ │ tsteq r7, r8, asr #14 │ │ │ │ │ - eoreq lr, r2, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq lr, r2, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ │ andle r6, r2, ip, asr ip │ │ │ │ │ tsteq r7, r8, asr r7 │ │ │ │ │ andle r0, r0, sp, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq lr, r2, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172790 │ │ │ │ │ tsteq r7, r8, ror r7 │ │ │ │ │ - eoreq lr, r2, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq lr, r2, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ │ ldrdle r6, [r2], -sl │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andle r0, r0, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq lr, r2, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #15 │ │ │ │ │ tsteq r7, r8, lsr #15 │ │ │ │ │ - eoreq lr, r2, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq lr, r2, #248, 12 @ 0xf800000 │ │ │ │ │ @ instruction: 0x011727b0 │ │ │ │ │ andle r5, r4, r8, lsl #18 │ │ │ │ │ @ instruction: 0x011727b8 │ │ │ │ │ andle r0, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq lr, r2, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ @ instruction: 0x011727d8 │ │ │ │ │ - eoreq lr, r2, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq lr, r2, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ │ andle lr, sl, r3, asr #21 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ strdle r0, [r0], -r1 │ │ │ │ │ tsteq r7, r0, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq lr, r2, #88, 14 @ 0x1600000 │ │ │ │ │ @ instruction: 0x011727f0 │ │ │ │ │ @ instruction: 0x01173290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ │ - eoreq lr, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq lr, r2, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ │ andle pc, sl, r1, ror #3 │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ andle r0, r0, sp, lsl #6 │ │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r6, r0, asr #24 │ │ │ │ │ + adcseq r3, r6, r0, lsl ip │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq lr, r2, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172898 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ - eoreq lr, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq lr, r2, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq r7, r8, lsl #17 │ │ │ │ │ andle r3, r7, r1, ror #31 │ │ │ │ │ @ instruction: 0x01172890 │ │ │ │ │ andle r0, r0, sp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq lr, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011728d8 │ │ │ │ │ @ instruction: 0x011728b0 │ │ │ │ │ - eoreq lr, r2, #0, 16 │ │ │ │ │ + eoreq lr, r2, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x011728b8 │ │ │ │ │ andle r4, fp, r8, ror fp │ │ │ │ │ @ instruction: 0x011728d0 │ │ │ │ │ andle r0, r0, r2, lsr #7 │ │ │ │ │ tsteq r7, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq lr, r2, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011728f0 │ │ │ │ │ tsteq r7, r8, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ │ - eoreq lr, r2, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq lr, r2, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r1, r0, ror #26 │ │ │ │ │ tsteq ip, r0, lsl #31 │ │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ │ andle r6, r7, ip, lsr r7 │ │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ │ andle r0, r0, r8, lsr #6 │ │ │ │ │ tsteq r7, r8, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, ror #29 │ │ │ │ │ @ instruction: 0x011c3f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq lr, r2, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ │ - eoreq lr, r2, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq lr, r2, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ │ andle r6, r7, sp, ror #20 │ │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ │ andle r0, r0, pc, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq lr, r2, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ │ tsteq r7, r8, lsl #19 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsl #19 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2515020,89 +2514792,89 @@ │ │ │ │ │ @ instruction: 0x01172998 │ │ │ │ │ tsteq r7, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011731d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #19 │ │ │ │ │ @ instruction: 0x011729d0 │ │ │ │ │ - eoreq lr, r2, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq lr, r2, #240, 16 @ 0xf00000 │ │ │ │ │ @ instruction: 0x011729d8 │ │ │ │ │ andle r4, r7, r6, lsl r6 │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ andle r0, r0, lr, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq lr, r2, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011729f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl sl │ │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ │ - eoreq lr, r2, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq lr, r2, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ │ @ instruction: 0xd00ee5b4 │ │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ │ andle r0, r0, r0, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq lr, r2, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ │ - eoreq lr, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq lr, r2, #128, 18 @ 0x200000 │ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c3fb0 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ andle lr, r2, r1, ror #3 │ │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ │ andle r0, r0, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq lr, r2, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172a98 │ │ │ │ │ tsteq r7, r0, lsl #21 │ │ │ │ │ - eoreq lr, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq lr, r2, #200, 18 @ 0x320000 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ andle lr, lr, r9, lsl #21 │ │ │ │ │ @ instruction: 0x01172a90 │ │ │ │ │ andle r0, r0, sl, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq lr, r2, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #21 │ │ │ │ │ @ instruction: 0x01172ab0 │ │ │ │ │ - eoreq lr, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq lr, r2, #16, 20 @ 0x10000 │ │ │ │ │ @ instruction: 0x01172ab8 │ │ │ │ │ andle lr, lr, r4, lsl #26 │ │ │ │ │ tsteq r7, r0, asr #21 │ │ │ │ │ @ instruction: 0xd00002b2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq lr, r2, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172af8 │ │ │ │ │ tsteq r7, r0, ror #21 │ │ │ │ │ - eoreq lr, r2, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq lr, r2, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ │ andle lr, r2, r2, ror #4 │ │ │ │ │ @ instruction: 0x01172af0 │ │ │ │ │ andle r0, r0, r3, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq lr, r2, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #23 │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #31 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ @@ -2515142,15 +2514914,15 @@ │ │ │ │ │ tsteq r7, r0, lsr #23 │ │ │ │ │ sbceq r9, r0, r8, ror #18 │ │ │ │ │ tsteq r7, r8, lsl #23 │ │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ │ @ instruction: 0x01172bb8 │ │ │ │ │ - eoreq lr, r2, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq lr, r2, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ │ andle lr, lr, fp, asr #31 │ │ │ │ │ tsteq r7, r8, asr #23 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, ror #23 │ │ │ │ │ @ instruction: 0x01172b90 │ │ │ │ │ @ instruction: 0x01172bd8 │ │ │ │ │ @@ -2515164,43 +2514936,43 @@ │ │ │ │ │ @ instruction: 0x01172bf8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, ror #23 │ │ │ │ │ strdeq pc, [r2], #8 │ │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ │ andle r0, r0, r1, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq lr, r2, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #24 │ │ │ │ │ tsteq r7, r8, lsr #24 │ │ │ │ │ - eoreq lr, r2, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq lr, r2, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq r7, r0, lsr ip │ │ │ │ │ ldrdle r3, [r2], -r1 │ │ │ │ │ tsteq r7, r8, lsr ip │ │ │ │ │ andle r0, r0, pc, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq lr, r2, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r5, r0, ror #27 │ │ │ │ │ tsteq ip, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #25 │ │ │ │ │ @ instruction: 0x01172cd0 │ │ │ │ │ - eoreq lr, r2, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq lr, r2, #48, 22 @ 0xc000 │ │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, lsl #18 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ tsteq r7, r8, asr #9 │ │ │ │ │ - sbceq sl, r0, r0, asr r8 │ │ │ │ │ + sbceq sl, r0, r8, ror r8 │ │ │ │ │ tsteq r7, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01172c90 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ @ instruction: 0x01172c98 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, lsr #25 │ │ │ │ │ @@ -2515218,27 +2514990,27 @@ │ │ │ │ │ @ instruction: 0x01172cf0 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x01172cd8 │ │ │ │ │ andle r9, r0, r7, asr r9 │ │ │ │ │ tsteq r7, r0, ror #25 │ │ │ │ │ andle r0, r0, sp, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq lr, r2, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ │ - sbceq sl, r0, r0, asr r8 │ │ │ │ │ + sbceq sl, r0, r8, ror r8 │ │ │ │ │ tsteq r7, r0, ror #26 │ │ │ │ │ tsteq r7, r0, lsr #26 │ │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ │ smlalbbeq ip, r0, r0, r5 │ │ │ │ │ tsteq r7, r0, lsr sp │ │ │ │ │ smlaltbeq ip, r0, r8, r5 │ │ │ │ │ tsteq r7, r8, lsr sp │ │ │ │ │ @@ -2515254,29 +2515026,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq ip, r0, r0, r5 │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ @ instruction: 0x01172d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172d90 │ │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ │ - eoreq lr, r2, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq lr, r2, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq r7, r0, lsl #27 │ │ │ │ │ andle fp, r0, r1 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ andle r0, r0, r0, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq lr, r2, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ @ instruction: 0x01172db0 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ tsteq r7, r8, lsr #28 │ │ │ │ │ - eoreq lr, r2, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq lr, r2, #192, 22 @ 0x30000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01172db8 │ │ │ │ │ tsteq r7, r0, asr #27 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq ip, r0, r8, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2515304,49 +2515076,49 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, lsr lr │ │ │ │ │ andle r1, r6, ip, lsr r7 │ │ │ │ │ tsteq r7, r8, lsr lr │ │ │ │ │ andle r0, r0, ip, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq lr, r2, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror lr │ │ │ │ │ tsteq r7, r8, asr lr │ │ │ │ │ - eoreq lr, r2, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq lr, r2, #8, 24 @ 0x800 │ │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ │ andle r5, r4, r9, lsr #20 │ │ │ │ │ tsteq r7, r8, ror #28 │ │ │ │ │ andle r0, r0, r0, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #8, 24 @ 0x800 │ │ │ │ │ + eoreq lr, r2, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172eb0 │ │ │ │ │ @ instruction: 0x01172e98 │ │ │ │ │ - eoreq lr, r2, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq lr, r2, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x01172e90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, asr #31 │ │ │ │ │ tsteq ip, r0, asr r0 │ │ │ │ │ tsteq r7, r0, lsr #29 │ │ │ │ │ ldrdle r2, [ip], -r4 │ │ │ │ │ tsteq r7, r8, lsr #29 │ │ │ │ │ mulle r0, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq lr, r2, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01172eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01172ef0 │ │ │ │ │ - eoreq lr, r2, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq lr, r2, #152, 24 @ 0x9800 │ │ │ │ │ tsteq r7, r0, ror #29 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01172ed8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, ror #8 │ │ │ │ │ tsteq r7, r8, ror #29 │ │ │ │ │ @@ -2515354,21 +2515126,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r0, #-48] @ 0xffffffd0 │ │ │ │ │ @ instruction: 0x01172ef8 │ │ │ │ │ mulle r4, r2, lr │ │ │ │ │ tsteq r7, r0, lsl #30 │ │ │ │ │ andle r0, r0, r9, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq lr, r2, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ │ - eoreq lr, r2, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq lr, r2, #224, 24 @ 0xe000 │ │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ │ tsteq ip, r8, rrx │ │ │ │ │ tsteq r7, r8, ror ip │ │ │ │ │ sbceq r4, r0, r8, asr #22 │ │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ │ @@ -2515449,15 +2515221,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, sl, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ - adcseq r9, r9, r0, lsl #1 │ │ │ │ │ + adcseq r9, r9, r8, lsr #1 │ │ │ │ │ tsteq fp, r5, lsl #20 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ subeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2515599,15 +2515371,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r5, fp, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq r3, [r2], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x010b69b1 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2515623,15 +2515395,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strhteq r8, [r1], #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, sp, lsr #1 │ │ │ │ │ andeq r0, r0, sp, lsr #1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, asr #8 │ │ │ │ │ + adcseq r4, pc, r8, lsl r4 @ │ │ │ │ │ tsteq fp, sp, asr r9 │ │ │ │ │ tsteq r6, r0, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2516229,15 +2516001,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, lsr r5 @ │ │ │ │ │ ldrdeq r9, [lr, -sp]! │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr #6 │ │ │ │ │ @ instruction: 0x012e9649 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, asr #13 │ │ │ │ │ @ instruction: 0x012e7209 │ │ │ │ │ @@ -2516259,15 +2516031,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r0, lsl ip │ │ │ │ │ strdeq r9, [lr, -r1]! │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r8, asr #12 │ │ │ │ │ + adcseq r8, pc, r0, lsr #12 │ │ │ │ │ @ instruction: 0x012e8ce5 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r5, r3, r8, asr r0 │ │ │ │ │ smlawbeq lr, r1, r4, r8 │ │ │ │ │ @@ -2516397,15 +2516169,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, r9, r0, lsr #32 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r0, lsr #2 │ │ │ │ │ + sbceq r2, r2, r0, ror r1 │ │ │ │ │ teqeq sl, r9, asr lr │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2516528,261 +2516300,261 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ │ andle fp, r1, r1, asr #17 │ │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq lr, r2, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174198 │ │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ │ - eoreq lr, r2, #16, 26 @ 0x400 │ │ │ │ │ + eoreq lr, r2, #40, 26 @ 0xa00 │ │ │ │ │ tsteq r7, r8, lsl #3 │ │ │ │ │ andle r0, sl, sl, asr #22 │ │ │ │ │ @ instruction: 0x01174190 │ │ │ │ │ andle r0, r0, fp, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq lr, r2, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #3 │ │ │ │ │ @ instruction: 0x011741b0 │ │ │ │ │ - eoreq lr, r2, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq lr, r2, #112, 26 @ 0x1c00 │ │ │ │ │ @ instruction: 0x011741b8 │ │ │ │ │ strdle ip, [fp], -ip @ │ │ │ │ │ tsteq r7, r0, asr #3 │ │ │ │ │ andle r1, r0, r6, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq lr, r2, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011741d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011741f8 │ │ │ │ │ tsteq r7, r0, ror #3 │ │ │ │ │ - eoreq lr, r2, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq lr, r2, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r7, r8, ror #3 │ │ │ │ │ andle sp, fp, r6, lsl #26 │ │ │ │ │ @ instruction: 0x011741f0 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq lr, r2, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ │ - eoreq lr, r2, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq lr, r2, #0, 28 │ │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ │ andle lr, fp, r5, lsl r1 │ │ │ │ │ tsteq r7, r0, lsr #4 │ │ │ │ │ andle r0, r0, r0, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #0, 28 │ │ │ │ │ + eoreq lr, r2, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ │ tsteq r7, r0, asr #4 │ │ │ │ │ - eoreq lr, r2, #48, 28 @ 0x300 │ │ │ │ │ + eoreq lr, r2, #72, 28 @ 0x480 │ │ │ │ │ tsteq r7, r8, asr #4 │ │ │ │ │ mulle r2, r5, r8 │ │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ │ ldrdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #72, 28 @ 0x480 │ │ │ │ │ + eoreq lr, r2, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174298 │ │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ │ - eoreq lr, r2, #120, 28 @ 0x780 │ │ │ │ │ + eoreq lr, r2, #144, 28 @ 0x900 │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ andle r2, r3, sl, asr #20 │ │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ │ andle r1, r0, r2, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #144, 28 @ 0x900 │ │ │ │ │ + eoreq lr, r2, #168, 28 @ 0xa80 │ │ │ │ │ @ instruction: 0x01174290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsl sl │ │ │ │ │ tsteq ip, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #5 │ │ │ │ │ @ instruction: 0x011742b0 │ │ │ │ │ - eoreq lr, r2, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq lr, r2, #216, 28 @ 0xd80 │ │ │ │ │ @ instruction: 0x011742b8 │ │ │ │ │ ldrdle r1, [pc], -r1 @ │ │ │ │ │ tsteq r7, r0, asr #5 │ │ │ │ │ andle r0, r0, fp, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq lr, r2, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011742d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011742f8 │ │ │ │ │ tsteq r7, r0, ror #5 │ │ │ │ │ - eoreq lr, r2, #8, 30 │ │ │ │ │ + eoreq lr, r2, #32, 30 @ 0x80 │ │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ │ andle r3, r6, r4, asr r3 │ │ │ │ │ @ instruction: 0x011742f0 │ │ │ │ │ andle r0, r0, r2, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #32, 30 @ 0x80 │ │ │ │ │ + eoreq lr, r2, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ │ - eoreq lr, r2, #80, 30 @ 0x140 │ │ │ │ │ + eoreq lr, r2, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ │ andle r1, ip, r5, lsl #12 │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ andle r0, r0, sp, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq lr, r2, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ │ tsteq r7, r0, asr #6 │ │ │ │ │ - eoreq lr, r2, #152, 30 @ 0x260 │ │ │ │ │ + eoreq lr, r2, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq r7, r8, asr #6 │ │ │ │ │ strdle pc, [fp], -r0 │ │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ │ @ instruction: 0xd0000abb │ │ │ │ │ @ instruction: 0x01172090 │ │ │ │ │ @ instruction: 0x0114fcb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #16 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r2, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq lr, r2, #200, 30 @ 0x320 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ tsteq r4, r8, asr #25 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #7 │ │ │ │ │ @ instruction: 0x01174390 │ │ │ │ │ - eoreq lr, r2, #224, 30 @ 0x380 │ │ │ │ │ + eoreq pc, r2, #8 │ │ │ │ │ @ instruction: 0x01174398 │ │ │ │ │ andle r1, ip, r3, asr ip │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ andle r0, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #8 │ │ │ │ │ + eoreq pc, r2, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011743b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011743d8 │ │ │ │ │ tsteq r7, r0, asr #7 │ │ │ │ │ - eoreq pc, r2, #56 @ 0x38 │ │ │ │ │ + eoreq pc, r2, #80 @ 0x50 │ │ │ │ │ tsteq r7, r8, asr #7 │ │ │ │ │ andle r1, r2, r4, lsl #2 │ │ │ │ │ @ instruction: 0x011743d0 │ │ │ │ │ andle r0, r0, r6, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #80 @ 0x50 │ │ │ │ │ + eoreq pc, r2, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ @ instruction: 0x011743f0 │ │ │ │ │ - eoreq pc, r2, #128 @ 0x80 │ │ │ │ │ + eoreq pc, r2, #152 @ 0x98 │ │ │ │ │ @ instruction: 0x011743f8 │ │ │ │ │ mulle r1, r6, r7 │ │ │ │ │ tsteq r7, r0, lsl #8 │ │ │ │ │ andle r0, r0, r9, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #152 @ 0x98 │ │ │ │ │ + eoreq pc, r2, #176 @ 0xb0 │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r6, r8, lsl r9 │ │ │ │ │ ldrheq r8, [ip, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #8 │ │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ │ - eoreq pc, r2, #200 @ 0xc8 │ │ │ │ │ + eoreq pc, r2, #224 @ 0xe0 │ │ │ │ │ tsteq r7, r8, lsr r4 │ │ │ │ │ andle fp, lr, ip, lsr #27 │ │ │ │ │ tsteq r7, r0, asr #8 │ │ │ │ │ @ instruction: 0xd00001b5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #224 @ 0xe0 │ │ │ │ │ + eoreq pc, r2, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ │ tsteq r7, r0, ror #8 │ │ │ │ │ - eoreq pc, r2, #16, 2 │ │ │ │ │ + eoreq pc, r2, #40, 2 │ │ │ │ │ tsteq r7, r8, ror #8 │ │ │ │ │ andle fp, lr, r2, ror pc │ │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ │ andle r0, r0, lr, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #40, 2 │ │ │ │ │ + eoreq pc, r2, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011744b8 │ │ │ │ │ @ instruction: 0x01174490 │ │ │ │ │ - eoreq pc, r2, #88, 2 │ │ │ │ │ + eoreq pc, r2, #112, 2 │ │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ │ mulle r2, r6, r7 │ │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #1 │ │ │ │ │ @ instruction: 0x011744b0 │ │ │ │ │ andle r0, r0, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #112, 2 │ │ │ │ │ + eoreq pc, r2, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #10 │ │ │ │ │ @ instruction: 0x011744d0 │ │ │ │ │ - eoreq pc, r2, #160, 2 @ 0x28 │ │ │ │ │ + eoreq pc, r2, #184, 2 @ 0x2e │ │ │ │ │ @ instruction: 0x011744d8 │ │ │ │ │ ldrdle r0, [r2], -r0 @ │ │ │ │ │ @ instruction: 0x011744f0 │ │ │ │ │ andle r0, r0, r8, asr r2 │ │ │ │ │ tsteq r7, r8, lsr lr │ │ │ │ │ tsteq r4, r0, lsr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #184, 2 @ 0x2e │ │ │ │ │ + eoreq pc, r2, #208, 2 @ 0x34 │ │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ │ tsteq r4, r8, asr #28 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ │ - eoreq pc, r2, #232, 2 @ 0x3a │ │ │ │ │ + eoreq pc, r2, #0, 4 │ │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ │ andle r0, r2, r1, asr r3 │ │ │ │ │ tsteq r7, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, lsr r5 │ │ │ │ │ andle r0, r0, pc, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #0, 4 │ │ │ │ │ + eoreq pc, r2, #24, 4 @ 0x80000001 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011746b8 │ │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ │ @@ -2516794,15 +2516566,15 @@ │ │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ │ ldrsheq r8, [ip, -r8] │ │ │ │ │ tsteq r7, r8, lsl #11 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01174590 │ │ │ │ │ - smulleq r3, r2, r8, fp │ │ │ │ │ + sbceq r3, r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x01174598 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r0, lsr #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011745b8 │ │ │ │ │ @@ -2516854,233 +2516626,233 @@ │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ tsteq r7, r0, ror r6 │ │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r3, r2, r8, fp │ │ │ │ │ + sbceq r3, r2, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #6 │ │ │ │ │ @ instruction: 0x01174690 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ │ - eoreq pc, r2, #48, 4 │ │ │ │ │ + eoreq pc, r2, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ │ strdle sp, [r1], -r0 │ │ │ │ │ @ instruction: 0x011746b0 │ │ │ │ │ andle r0, r0, r3, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq pc, r2, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ │ @ instruction: 0x011746d0 │ │ │ │ │ - eoreq pc, r2, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq pc, r2, #144, 4 │ │ │ │ │ @ instruction: 0x011746d8 │ │ │ │ │ andle sp, r1, ip, asr fp │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ andle r0, r0, pc, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #144, 4 │ │ │ │ │ + eoreq pc, r2, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011746f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r7 │ │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ │ - eoreq pc, r2, #192, 4 │ │ │ │ │ + eoreq pc, r2, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ │ andle r3, r2, r1, lsl r2 │ │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ │ andle r0, r0, r7, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq pc, r2, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #14 │ │ │ │ │ tsteq r7, r0, lsr r7 │ │ │ │ │ - eoreq pc, r2, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq pc, r2, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ andle r3, r2, r9, asr r2 │ │ │ │ │ tsteq r7, r0, asr #14 │ │ │ │ │ andle r0, r0, r3, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq pc, r2, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r7 │ │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ │ - eoreq pc, r2, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq pc, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ │ andle r7, r1, r4, lsr #16 │ │ │ │ │ tsteq r7, r0, ror r7 │ │ │ │ │ andle r0, r0, ip, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq pc, r2, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #15 │ │ │ │ │ @ instruction: 0x01174790 │ │ │ │ │ - eoreq pc, r2, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq pc, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq r7, r8, lsr #15 │ │ │ │ │ andle sp, r1, ip, ror ip │ │ │ │ │ tsteq r7, r0, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ │ tsteq ip, r0, lsl r1 │ │ │ │ │ @ instruction: 0x011747b0 │ │ │ │ │ andle r0, r0, lr, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq pc, r2, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r7, r0, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, ip, r0, ror #14 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ tsteq r5, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r4, r8, asr #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ │ @ instruction: 0x011747f0 │ │ │ │ │ - eoreq pc, r2, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq pc, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ @ instruction: 0x011747f8 │ │ │ │ │ andle r8, r0, r5, lsr #9 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ andle r0, r0, r7, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq pc, r2, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ │ tsteq r7, r0, lsr #16 │ │ │ │ │ - eoreq pc, r2, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq pc, r2, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ andle r5, r4, ip, lsl pc │ │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq pc, r2, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r0, ror #16 │ │ │ │ │ tsteq ip, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ - eoreq pc, r2, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq pc, r2, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ │ @ instruction: 0xd00725b7 │ │ │ │ │ tsteq r7, r0, ror r8 │ │ │ │ │ andle r0, r0, r3, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq pc, r2, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ @ instruction: 0x01174890 │ │ │ │ │ - eoreq pc, r2, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq pc, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ @ instruction: 0x01174898 │ │ │ │ │ andle sl, r1, pc, lsr sp │ │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ │ andle r0, r0, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq pc, r2, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011748b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011748f8 │ │ │ │ │ tsteq r7, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr r1 │ │ │ │ │ @ instruction: 0x011748d0 │ │ │ │ │ - eoreq pc, r2, #0, 10 │ │ │ │ │ + eoreq pc, r2, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq r7, r8, ror #17 │ │ │ │ │ andle sp, r1, r2, asr #18 │ │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sl, r8, asr #11 │ │ │ │ │ tsteq ip, r0, ror r1 │ │ │ │ │ @ instruction: 0x011748f0 │ │ │ │ │ andle r0, r0, sp, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq pc, r2, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #18 │ │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ │ - eoreq pc, r2, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq pc, r2, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ │ andle r7, r1, lr, asr r6 │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ andle r0, r0, r2, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq pc, r2, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ │ - eoreq pc, r2, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq pc, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ │ mulle r1, sp, r7 │ │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ │ andle r0, r0, lr, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq pc, r2, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #19 │ │ │ │ │ tsteq r7, r0, ror r9 │ │ │ │ │ - eoreq pc, r2, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq pc, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ │ ldrdle r4, [lr], -sl │ │ │ │ │ tsteq r7, r0, lsl #19 │ │ │ │ │ andle r0, r0, r3, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq pc, r2, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011749b8 │ │ │ │ │ tsteq r7, r0, lsr #19 │ │ │ │ │ - eoreq pc, r2, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq pc, r2, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r7, r8, lsr #19 │ │ │ │ │ strdle r5, [lr], -r4 │ │ │ │ │ @ instruction: 0x011749b0 │ │ │ │ │ andle r0, r0, r3, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq pc, r2, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #19 │ │ │ │ │ @ instruction: 0x011749d0 │ │ │ │ │ - eoreq pc, r2, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq pc, r2, #128, 12 @ 0x8000000 │ │ │ │ │ @ instruction: 0x011749d8 │ │ │ │ │ @ instruction: 0xd0091fbd │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ andle r0, r0, sp, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq pc, r2, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011749f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174ab8 │ │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r6, r8, ror ip @ │ │ │ │ │ @@ -2517100,15 +2516872,15 @@ │ │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011731d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r0, lsl #19 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ - eoreq pc, r2, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq pc, r2, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ @ instruction: 0xd00465b8 │ │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r6, r8, asr #9 │ │ │ │ │ tsteq ip, r0, lsr #3 │ │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ │ @@ -2517124,67 +2516896,67 @@ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r0, lsr fp │ │ │ │ │ @ instruction: 0x01174ab0 │ │ │ │ │ @ instruction: 0xd00004b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq pc, r2, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ │ @ instruction: 0x01174ad0 │ │ │ │ │ - eoreq pc, r2, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq pc, r2, #16, 14 @ 0x400000 │ │ │ │ │ @ instruction: 0x01174ad8 │ │ │ │ │ ldrdle pc, [r1], -r8 │ │ │ │ │ tsteq r7, r0, ror #21 │ │ │ │ │ andle r0, r0, fp, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq pc, r2, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #22 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ - eoreq pc, r2, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq pc, r2, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ strdle r0, [r2], -r9 │ │ │ │ │ tsteq r7, r0, lsl fp │ │ │ │ │ @ instruction: 0xd00001b7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq pc, r2, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq ip, [r0], r8 │ │ │ │ │ @ instruction: 0x011c81b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr fp │ │ │ │ │ tsteq r7, r0, asr #22 │ │ │ │ │ - eoreq pc, r2, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq pc, r2, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ @ instruction: 0xd00207b1 │ │ │ │ │ tsteq r7, r0, asr fp │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq pc, r2, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174b98 │ │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ │ - eoreq pc, r2, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq pc, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq r7, r8, ror fp │ │ │ │ │ mulle r2, r5, sl │ │ │ │ │ tsteq r7, r0, lsl #23 │ │ │ │ │ andle r0, r0, sp, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq pc, r2, #0, 16 │ │ │ │ │ @ instruction: 0x01174b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq fp, [r8, -r8] │ │ │ │ │ @ instruction: 0x011c81d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2517304,61 +2517076,61 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ - eoreq pc, r2, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq pc, r2, #48, 16 @ 0x300000 │ │ │ │ │ @ instruction: 0x01174d90 │ │ │ │ │ andle r0, r2, fp, lsl #22 │ │ │ │ │ @ instruction: 0x01174d98 │ │ │ │ │ andle r0, r0, lr, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq pc, r2, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174dd0 │ │ │ │ │ @ instruction: 0x01174db8 │ │ │ │ │ - eoreq pc, r2, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq pc, r2, #120, 16 @ 0x780000 │ │ │ │ │ tsteq r7, r0, asr #27 │ │ │ │ │ andle r0, r2, r8, asr #18 │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ andle r0, r0, r1, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq pc, r2, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #28 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119edb8 │ │ │ │ │ tsteq r7, r0, lsl lr │ │ │ │ │ - eoreq pc, r2, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq pc, r2, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq r7, r8, ror #27 │ │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119edb8 │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ andle r0, r2, r2, lsl #23 │ │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ │ andle r0, r0, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq pc, r2, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ - eoreq pc, r2, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq pc, r2, #8, 18 @ 0x20000 │ │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ │ andle pc, r1, r4, lsl #24 │ │ │ │ │ @ instruction: 0x01174ef8 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ tsteq r7, r8, asr lr │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r2, r6, r8, ror pc │ │ │ │ │ @@ -2517398,15 +2517170,15 @@ │ │ │ │ │ tsteq r7, r8, ror #29 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01174ef0 │ │ │ │ │ sbceq r9, r0, r8, asr r0 │ │ │ │ │ @ instruction: 0x01174ed8 │ │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq pc, r2, #32, 18 @ 0x80000 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #4 │ │ │ │ │ tsteq r7, r8, lsl pc │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r0, asr r1 │ │ │ │ │ @@ -2517428,133 +2517200,133 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174f90 │ │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, asr #16 │ │ │ │ │ tsteq ip, r8, lsl r2 │ │ │ │ │ tsteq r7, r8, ror pc │ │ │ │ │ - eoreq pc, r2, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq pc, r2, #80, 18 @ 0x140000 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ ldrdle r0, [r2], -r2 │ │ │ │ │ tsteq r7, r8, lsl #31 │ │ │ │ │ andle r0, r0, r2, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq pc, r2, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ │ - eoreq pc, r2, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq pc, r2, #152, 18 @ 0x260000 │ │ │ │ │ @ instruction: 0x01174fb0 │ │ │ │ │ andle r7, r0, r6, lsl #25 │ │ │ │ │ @ instruction: 0x01174fb8 │ │ │ │ │ andle r0, r0, r7, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq pc, r2, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174ff0 │ │ │ │ │ @ instruction: 0x01174fd8 │ │ │ │ │ - eoreq pc, r2, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq pc, r2, #224, 18 @ 0x380000 │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ mulle r4, lr, sl │ │ │ │ │ tsteq r7, r8, ror #31 │ │ │ │ │ andle r0, r0, r7, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq pc, r2, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01174ff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #32 │ │ │ │ │ rsceq r8, lr, r0, lsl #23 │ │ │ │ │ tsteq r7, r0 │ │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ │ - eoreq pc, r2, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq pc, r2, #40, 20 @ 0x28000 │ │ │ │ │ tsteq r7, r8, lsl r0 │ │ │ │ │ andle lr, r1, pc, lsl r7 │ │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ │ andle r0, r0, r0, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq pc, r2, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r0 │ │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ │ - eoreq pc, r2, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq pc, r2, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r7, r8, asr #32 │ │ │ │ │ andle r3, r2, r1, ror lr │ │ │ │ │ tsteq r7, r0, asr r0 │ │ │ │ │ andle r0, r0, sl, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq pc, r2, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01175098 │ │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ │ - eoreq pc, r2, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq r7, r8, lsl #1 │ │ │ │ │ andle r1, r2, fp, asr r2 │ │ │ │ │ tsteq r7, r0, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ @ instruction: 0x01175090 │ │ │ │ │ @ instruction: 0xd00001b5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq pc, r2, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ │ ldrheq r5, [r7, -r0] │ │ │ │ │ - eoreq pc, r2, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq pc, r2, #0, 22 │ │ │ │ │ ldrheq r5, [r7, -r8] │ │ │ │ │ andle r1, r2, r9, lsl r4 │ │ │ │ │ tsteq r7, r0, asr #1 │ │ │ │ │ andle r0, r0, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #0, 22 │ │ │ │ │ + eoreq pc, r2, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [r7, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #2 │ │ │ │ │ tsteq r7, r0, ror #1 │ │ │ │ │ - eoreq pc, r2, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq pc, r2, #72, 22 @ 0x12000 │ │ │ │ │ ldrsheq r5, [r7, -r8] │ │ │ │ │ andle r1, sp, r9, ror r4 │ │ │ │ │ ldrsheq r5, [r7, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r1, r8, ror #26 │ │ │ │ │ tsteq ip, r8, ror r2 │ │ │ │ │ tsteq r7, r0, lsl #2 │ │ │ │ │ andle r0, r0, r0, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq pc, r2, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r1 │ │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ │ - eoreq pc, r2, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq pc, r2, #144, 22 @ 0x24000 │ │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ │ ldrdle lr, [pc], -r6 │ │ │ │ │ tsteq r7, r0, lsr r1 │ │ │ │ │ andle r0, r0, r5, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq pc, r2, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ │ - eoreq pc, r2, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq pc, r2, #216, 22 @ 0x36000 │ │ │ │ │ @ instruction: 0x011752d8 │ │ │ │ │ andle r6, r7, pc, asr #3 │ │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ @ instruction: 0x011c8290 │ │ │ │ │ @ instruction: 0x01174bd8 │ │ │ │ │ @@ -2517648,15 +2517420,15 @@ │ │ │ │ │ @ instruction: 0x011752d0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, ror #5 │ │ │ │ │ andle r0, r0, r4, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq pc, r2, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011752f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011753f8 │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r4, sp, r0, asr #18 │ │ │ │ │ @@ -2517692,15 +2517464,15 @@ │ │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r7, r8, lsl #7 │ │ │ │ │ strheq sl, [r0], #112 @ 0x70 │ │ │ │ │ tsteq r7, r0, ror r3 │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ @ instruction: 0x01175398 │ │ │ │ │ - eoreq pc, r2, #8, 24 @ 0x800 │ │ │ │ │ + eoreq pc, r2, #32, 24 @ 0x2000 │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ andle r6, r6, r4, asr #7 │ │ │ │ │ @ instruction: 0x011753f0 │ │ │ │ │ andle r0, r0, r3, asr #4 │ │ │ │ │ @ instruction: 0x011753b0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r0, lsr #23 │ │ │ │ │ @@ -2517716,45 +2517488,45 @@ │ │ │ │ │ @ instruction: 0x011753b8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, ror #7 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, asr #7 │ │ │ │ │ ldrshteq r9, [r9], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq pc, r2, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ - eoreq pc, r2, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq pc, r2, #104, 24 @ 0x6800 │ │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ │ andle sp, r1, ip, lsr #15 │ │ │ │ │ tsteq r7, r8, lsr #8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ │ tsteq r7, r8, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ │ tsteq ip, r0, asr #5 │ │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ │ sbceq sl, r0, r0, lsr #27 │ │ │ │ │ - umlaleq ip, sp, r8, r8 │ │ │ │ │ + adceq ip, sp, r8, asr r8 │ │ │ │ │ teqeq r0, r0, lsl #16 │ │ │ │ │ tsteq r7, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, ror #8 │ │ │ │ │ tsteq ip, r0, asr #5 │ │ │ │ │ tsteq r7, r8, ror #8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ │ - adcseq r0, r4, r0, ror #14 │ │ │ │ │ + adcseq r0, r4, r8, ror #13 │ │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r0, lsl #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, lsl #9 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ │ @@ -2517808,55 +2517580,55 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr r8 │ │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r4, r0, ror #14 │ │ │ │ │ + adcseq r0, r4, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01404b98 │ │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, lsl #11 │ │ │ │ │ andle r0, r0, r5, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq pc, r2, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r7, r0, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r2, r8, ror #17 │ │ │ │ │ teqeq r0, r8, ror r8 │ │ │ │ │ ldrshteq r4, [r6], r8 │ │ │ │ │ @ instruction: 0x011c82d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011755b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011755d8 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ - eoreq pc, r2, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq pc, r2, #176, 24 @ 0xb000 │ │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ │ andle sp, r1, sp, lsr #15 │ │ │ │ │ @ instruction: 0x011755d0 │ │ │ │ │ andle r0, r0, r4, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq pc, r2, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ │ @ instruction: 0x011755f0 │ │ │ │ │ - eoreq pc, r2, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq pc, r2, #248, 24 @ 0xf800 │ │ │ │ │ @ instruction: 0x011755f8 │ │ │ │ │ andle pc, r1, r1, lsl #21 │ │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ andle r0, r0, sp, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq pc, r2, #16, 26 @ 0x400 │ │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sp, r0, asr #17 │ │ │ │ │ @ instruction: 0x011c82f0 │ │ │ │ │ tsteq r7, r0, asr #8 │ │ │ │ │ sbceq r0, r3, r8, lsl r9 │ │ │ │ │ tsteq r7, r8, lsr #12 │ │ │ │ │ @@ -2517894,33 +2517666,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011756b0 │ │ │ │ │ ldrshteq r9, [r1], r0 │ │ │ │ │ teqeq r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011756d8 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ - eoreq pc, r2, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq pc, r2, #64, 26 @ 0x1000 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ ldrdle pc, [pc], -r8 │ │ │ │ │ @ instruction: 0x011756d0 │ │ │ │ │ andle r0, r0, sl, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq pc, r2, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ │ @ instruction: 0x011756f0 │ │ │ │ │ - eoreq pc, r2, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq pc, r2, #136, 26 @ 0x2200 │ │ │ │ │ @ instruction: 0x011756f8 │ │ │ │ │ mulle r3, lr, r8 │ │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ │ andle r0, r0, r8, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq pc, r2, #160, 26 @ 0x2800 │ │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq pc, r0, ip, r3 @ │ │ │ │ │ tsteq ip, r8, lsl #6 │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ tsteq r7, r8, lsr #14 │ │ │ │ │ @@ -2518286,15 +2518058,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01175cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #26 │ │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ │ - eoreq pc, r2, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq pc, r2, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x01175cf8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01175cf0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r2, r8, lsl lr │ │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ │ @@ -2518302,69 +2518074,69 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01409698 │ │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ │ andle lr, r8, r4, lsr #11 │ │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ │ andle r2, r0, r2, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq pc, r2, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ │ tsteq r7, r0, asr #26 │ │ │ │ │ - eoreq pc, r2, #0, 28 │ │ │ │ │ + eoreq pc, r2, #24, 28 @ 0x180 │ │ │ │ │ tsteq r7, r8, asr sp │ │ │ │ │ andle r7, r2, fp, asr r1 │ │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r1, r8, lsl r2 │ │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ │ tsteq r7, r0, ror #26 │ │ │ │ │ andle r0, r0, r7, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #24, 28 @ 0x180 │ │ │ │ │ + eoreq pc, r2, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01175db0 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #6 │ │ │ │ │ @ instruction: 0x01175d98 │ │ │ │ │ - eoreq pc, r2, #72, 28 @ 0x480 │ │ │ │ │ + eoreq pc, r2, #96, 28 @ 0x600 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ andle ip, r0, sl, asr #15 │ │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ │ andle r0, r0, r4, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #96, 28 @ 0x600 │ │ │ │ │ + eoreq pc, r2, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01175db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #27 │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ - eoreq pc, r2, #144, 28 @ 0x900 │ │ │ │ │ + eoreq pc, r2, #168, 28 @ 0xa80 │ │ │ │ │ @ instruction: 0x01175dd0 │ │ │ │ │ andle r3, r7, r0, lsl #21 │ │ │ │ │ @ instruction: 0x01175dd8 │ │ │ │ │ andle r0, r0, r9, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq pc, r2, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011778f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq pc, r8, r8, r5 @ │ │ │ │ │ tsteq ip, r8, lsr r3 │ │ │ │ │ tsteq r7, r8, lsl r7 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ @@ -2518472,15 +2518244,15 @@ │ │ │ │ │ @ instruction: 0x01175fb0 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r0, r8, ror #28 │ │ │ │ │ + smulleq r0, r0, r0, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x01175fd8 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ @ instruction: 0x01175ff8 │ │ │ │ │ @@ -2518688,15 +2518460,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r8, ror #23 │ │ │ │ │ teqeq fp, r5 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r0, asr #13 │ │ │ │ │ + sbceq sl, r2, r8, ror #13 │ │ │ │ │ sbcseq r2, r9, r9, asr #10 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, asr #12 │ │ │ │ │ sbcseq r0, r9, r9, lsl #20 │ │ │ │ │ @@ -2518706,21 +2518478,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq lr, pc, r0, r9 @ │ │ │ │ │ sbcseq r1, r9, r5, lsr #1 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, lsl #31 │ │ │ │ │ + sbceq r1, r2, r0, lsr pc │ │ │ │ │ sbcseq r1, r9, r5, asr r5 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r1, r8, ror #28 │ │ │ │ │ + sbceq r3, r1, r0, asr #28 │ │ │ │ │ sbcseq r2, r9, r9, lsr r3 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, lsr #31 │ │ │ │ │ sbcseq r0, r9, r5, asr #20 │ │ │ │ │ @@ -2518736,27 +2518508,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq pc, [r0], #32 @ │ │ │ │ │ ldrsheq r1, [r9], #77 @ 0x4d │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r0, lsl #21 │ │ │ │ │ + sbceq r4, r2, r8, lsl #20 │ │ │ │ │ sbcseq r1, r9, r5, lsr #8 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r5, r1, r8, r1 │ │ │ │ │ smullseq r1, r9, r5, r3 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, asr #3 │ │ │ │ │ + sbceq r1, r2, r0, ror r1 │ │ │ │ │ smullseq r0, r9, sp, sl │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r0, lsr sl │ │ │ │ │ ldrsbeq r0, [r9], #169 @ 0xa9 │ │ │ │ │ @@ -2518766,15 +2518538,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r8, ror #23 │ │ │ │ │ smullseq r0, r9, r1, lr │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, ror r6 │ │ │ │ │ + sbceq r0, r2, r8, asr #12 │ │ │ │ │ sbcseq r0, r9, r5, lsl fp │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r8, ror #18 │ │ │ │ │ sbcseq r0, r9, r1, lsr fp │ │ │ │ │ @@ -2518784,15 +2518556,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r0, lsl #26 │ │ │ │ │ sbcseq r0, r9, sp, asr #22 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r7, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r7, r2, r8, asr #7 │ │ │ │ │ sbcseq r2, r9, r9, lsl #6 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, lsl r4 │ │ │ │ │ sbcseq r1, r9, r5, lsl r3 │ │ │ │ │ @@ -2518808,15 +2518580,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, ror #9 │ │ │ │ │ sbcseq r0, r9, r9, lsr #27 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, lsr r7 │ │ │ │ │ + sbceq r2, r2, r8, ror #13 │ │ │ │ │ sbcseq r0, r9, r9, ror #22 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r8, [r2], #0 │ │ │ │ │ sbcseq r0, r9, r5, lsl #23 │ │ │ │ │ @@ -2518904,15 +2518676,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sp, r8, ror #5 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r8, lsr #31 │ │ │ │ │ + ldrsbteq pc, [pc], r0 @ │ │ │ │ │ teqeq fp, r1, lsl r9 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, ror #13 │ │ │ │ │ teqeq r9, sp, ror #15 │ │ │ │ │ @@ -2519018,15 +2518790,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r0, sl, r0, lsl #14 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq sp, r2, r0, lsl #6 │ │ │ │ │ teqeq r9, r1, lsl #15 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2519048,15 +2518820,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, r7, r8, ror #17 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, asr #28 │ │ │ │ │ + sbceq lr, r1, r8, ror #28 │ │ │ │ │ teqeq r9, r9 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2519066,15 +2518838,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ adcseq r9, r9, r0, asr r3 │ │ │ │ │ teqeq r9, r1, asr r6 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r2, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq lr, r1, r8, fp │ │ │ │ │ + sbceq lr, r1, r0, asr #23 │ │ │ │ │ teqeq fp, r5 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, ror #24 │ │ │ │ │ teqeq sl, sp, ror r5 @ │ │ │ │ │ @@ -2519222,15 +2518994,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq pc, r1, r0, asr #3 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r0, r8, lsl #10 │ │ │ │ │ + sbceq r0, r0, r0, ror #9 │ │ │ │ │ teqeq r9, r1, lsl #10 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2519252,15 +2519024,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r4, r5, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, lsr #31 │ │ │ │ │ + ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ teqeq r9, r5 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2519935,15 +2519707,15 @@ │ │ │ │ │ adcseq sp, ip, r0, asr #2 │ │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ │ @ instruction: 0x01177698 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ │ - eoreq pc, r2, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq pc, r2, #240, 28 @ 0xf00 │ │ │ │ │ @ instruction: 0x011778b0 │ │ │ │ │ andle r1, r2, pc, lsr r4 │ │ │ │ │ @ instruction: 0x011776b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r0, [pc, -r8] │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ tsteq r7, r8, lsl #28 │ │ │ │ │ @@ -2519959,15 +2519731,15 @@ │ │ │ │ │ @ instruction: 0x011776f0 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ @ instruction: 0x011776f8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ │ - adcseq lr, r3, r8, lsr #21 │ │ │ │ │ + ldrsbteq lr, [r3], r0 │ │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r8, lsl r7 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ @@ -2520030,15 +2519802,15 @@ │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ │ teqeq r0, r8, ror #18 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhteq sl, [sp], r0 │ │ │ │ │ + umlaleq sl, sp, r0, r7 │ │ │ │ │ teqeq r0, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ @@ -2520059,25 +2519831,25 @@ │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01177898 │ │ │ │ │ tsteq r7, r8, lsl #17 │ │ │ │ │ @ instruction: 0x01177890 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r3, r8, lsr #21 │ │ │ │ │ + ldrsbteq lr, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r5, [r3, -r0] │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011778b8 │ │ │ │ │ andle r0, r0, r4, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq pc, r2, #8, 30 │ │ │ │ │ tsteq r7, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsr #3 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ @ instruction: 0x011778d8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011778f0 │ │ │ │ │ @@ -2520089,15 +2519861,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011779d0 │ │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ │ - eoreq pc, r2, #32, 30 @ 0x80 │ │ │ │ │ + eoreq pc, r2, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ │ strdle r5, [r1], -sl │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r2, sp, r0, lsr #19 │ │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ │ @@ -2520137,15 +2519909,15 @@ │ │ │ │ │ @ instruction: 0x011779b8 │ │ │ │ │ smulleq r6, r0, r8, fp │ │ │ │ │ tsteq r7, r0, lsr #19 │ │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ │ tsteq r7, r8, asr #19 │ │ │ │ │ andle r0, r0, sl, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq pc, r2, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl sl │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, lsr #19 │ │ │ │ │ @ instruction: 0x011779f0 │ │ │ │ │ @@ -2520159,47 +2519931,47 @@ │ │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011779f8 │ │ │ │ │ adcseq r9, r9, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ - eoreq pc, r2, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq pc, r2, #128, 30 @ 0x200 │ │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ │ andle r4, r1, r2, ror #1 │ │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ │ andle r0, r0, sp, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #128, 30 @ 0x200 │ │ │ │ │ + eoreq pc, r2, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ - eoreq pc, r2, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq pc, r2, #200, 30 @ 0x320 │ │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ │ andle r3, r2, sp, lsr #5 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r2, #200, 30 @ 0x320 │ │ │ │ │ + eoreq pc, r2, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01177ab8 │ │ │ │ │ @ instruction: 0x01177a90 │ │ │ │ │ - eoreq r0, r3, #8 │ │ │ │ │ + eoreq r0, r3, #32 │ │ │ │ │ @ instruction: 0x01177a98 │ │ │ │ │ andle r1, r2, ip, lsl #10 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andle r0, r0, r1, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #32 │ │ │ │ │ + eoreq r0, r3, #56 @ 0x38 │ │ │ │ │ @ instruction: 0x011777f0 │ │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2520243,15 +2520015,15 @@ │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ ldrdeq r9, [r0], #80 @ 0x50 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ @ instruction: 0x01177af0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ tsteq r7, r8, ror fp │ │ │ │ │ - eoreq r0, r3, #80 @ 0x50 │ │ │ │ │ + eoreq r0, r3, #104 @ 0x68 │ │ │ │ │ tsteq r7, r0, lsl #23 │ │ │ │ │ ldrdle r9, [r7], -pc @ │ │ │ │ │ tsteq r7, r8, asr #23 │ │ │ │ │ andle r0, r0, r5, lsr #14 │ │ │ │ │ @ instruction: 0x01177b90 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r0, asr #15 │ │ │ │ │ @@ -2520265,63 +2520037,63 @@ │ │ │ │ │ @ instruction: 0x01177b98 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, asr #23 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, lsr #23 │ │ │ │ │ adcseq r9, r9, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #104 @ 0x68 │ │ │ │ │ + eoreq r0, r3, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01177bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ │ tsteq r7, r8, ror #23 │ │ │ │ │ - eoreq r0, r3, #152 @ 0x98 │ │ │ │ │ + eoreq r0, r3, #176 @ 0xb0 │ │ │ │ │ @ instruction: 0x01177bf0 │ │ │ │ │ andle r9, r7, r5, lsr sl │ │ │ │ │ @ instruction: 0x01177bf8 │ │ │ │ │ andle r0, r0, sl, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq r0, r3, #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #24 │ │ │ │ │ tsteq r7, r8, lsr #24 │ │ │ │ │ - eoreq r0, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq r0, r3, #248 @ 0xf8 │ │ │ │ │ tsteq r7, r0, lsr ip │ │ │ │ │ andle r5, r5, r0, lsl sp │ │ │ │ │ tsteq r7, r8, lsr ip │ │ │ │ │ andle r0, r0, ip, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq r0, r3, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror ip │ │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ │ - eoreq r0, r3, #40, 2 │ │ │ │ │ + eoreq r0, r3, #64, 2 │ │ │ │ │ tsteq r7, r0, ror #24 │ │ │ │ │ andle r1, r2, r2, asr r5 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ andle r0, r0, r5, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #64, 2 │ │ │ │ │ + eoreq r0, r3, #88, 2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01177cd8 │ │ │ │ │ @ instruction: 0x01177c90 │ │ │ │ │ - eoreq r0, r3, #112, 2 │ │ │ │ │ + eoreq r0, r3, #136, 2 @ 0x22 │ │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ │ mulle r4, r5, sp │ │ │ │ │ @ instruction: 0x01177cb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, lsr #25 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2520331,27 +2520103,27 @@ │ │ │ │ │ tsteq r7, r0, asr #25 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x01177cd0 │ │ │ │ │ andle r1, r0, sp, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r0, r3, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #26 │ │ │ │ │ @ instruction: 0x01177cf0 │ │ │ │ │ - eoreq r0, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r0, r3, #208, 2 @ 0x34 │ │ │ │ │ @ instruction: 0x01177cf8 │ │ │ │ │ @ instruction: 0xd0039eb0 │ │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ │ @ instruction: 0xd00002b2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r0, r3, #232, 2 @ 0x3a │ │ │ │ │ adcseq sl, lr, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117edb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2520359,107 +2520131,107 @@ │ │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ │ @ instruction: 0x01181698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117edb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #26 │ │ │ │ │ tsteq r7, r8, asr #26 │ │ │ │ │ - eoreq r0, r3, #0, 4 │ │ │ │ │ + eoreq r0, r3, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ │ @ instruction: 0xd009bbbd │ │ │ │ │ tsteq r7, r8, asr sp │ │ │ │ │ andle r0, r0, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r0, r3, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ │ - eoreq r0, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r0, r3, #96, 4 │ │ │ │ │ tsteq r7, r0, lsl #27 │ │ │ │ │ andle ip, r0, r7, asr fp │ │ │ │ │ @ instruction: 0x01177d98 │ │ │ │ │ @ instruction: 0xd00007b6 │ │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119edb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #96, 4 │ │ │ │ │ + eoreq r0, r3, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ @ instruction: 0x01177db8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r6, [r5], r0 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ - eoreq r0, r3, #144, 4 │ │ │ │ │ + eoreq r0, r3, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r7, r0, ror #27 │ │ │ │ │ andle r6, r3, sp, ror #7 │ │ │ │ │ @ instruction: 0x01177dd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, ror #17 │ │ │ │ │ tsteq ip, r0, ror #7 │ │ │ │ │ @ instruction: 0x01177df8 │ │ │ │ │ andle r0, r0, r7, asr #19 │ │ │ │ │ @ instruction: 0x01177df0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r0, r3, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr lr │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ - eoreq r0, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r0, r3, #240, 4 │ │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ │ andle fp, ip, r3, lsr #16 │ │ │ │ │ tsteq r7, r8, lsr #28 │ │ │ │ │ andle r0, r0, r7, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #240, 4 │ │ │ │ │ + eoreq r0, r3, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsr #31 │ │ │ │ │ tsteq r7, r0, asr lr │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #29 │ │ │ │ │ tsteq r7, r8, ror #28 │ │ │ │ │ - eoreq r0, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r0, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq r7, r0, lsl #29 │ │ │ │ │ strdle r8, [r2], -sp │ │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c83f8 │ │ │ │ │ tsteq r7, r8, lsl #29 │ │ │ │ │ andle r0, r0, sl, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r0, r3, #80, 6 @ 0x40000001 │ │ │ │ │ @ instruction: 0x01177e98 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01177eb8 │ │ │ │ │ - eoreq r0, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r0, r3, #128, 6 │ │ │ │ │ @ instruction: 0x01177ed8 │ │ │ │ │ andle r0, r2, r1, ror #26 │ │ │ │ │ @ instruction: 0x011794b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2520467,145 +2520239,145 @@ │ │ │ │ │ @ instruction: 0x01177ef0 │ │ │ │ │ andle r0, r0, r0, asr r1 │ │ │ │ │ tsteq r7, r8, asr #29 │ │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011815d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #128, 6 │ │ │ │ │ + eoreq r0, r3, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq r7, r0, lsl #30 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ - eoreq r0, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r0, r3, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ │ @ instruction: 0xd0020eba │ │ │ │ │ tsteq r7, r0, lsr pc │ │ │ │ │ andle r0, r0, lr, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r0, r3, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ - eoreq r0, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r0, r3, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq r7, r8, asr pc │ │ │ │ │ andle r1, r2, r1, lsr r0 │ │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ │ andle r0, r0, r9, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r0, r3, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ @ instruction: 0x01177f98 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01177f90 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq ip, r2, r8, asr #22 │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2440 @ 0x988 │ │ │ │ │ @ instruction: 0x01177fb0 │ │ │ │ │ - eoreq r0, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r0, r3, #88, 8 @ 0x58000000 │ │ │ │ │ @ instruction: 0x01177fb8 │ │ │ │ │ andle r8, r0, sp, ror #9 │ │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ │ andle r0, r0, lr, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r0, r3, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01177fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ - eoreq r0, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r0, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq r7, r8, ror #31 │ │ │ │ │ andle sl, r3, r3, ror #3 │ │ │ │ │ @ instruction: 0x01177ff8 │ │ │ │ │ andle r0, r0, pc, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r0, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ rsceq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq r7, r0 │ │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsr sp │ │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r0 │ │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ │ - eoreq r0, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r0, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ │ andle r8, r0, lr, ror #9 │ │ │ │ │ tsteq r7, r8, asr #32 │ │ │ │ │ andle r0, r0, sp, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r0, r3, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01178090 │ │ │ │ │ ldrshteq r9, [r0], r0 │ │ │ │ │ tsteq r5, r8, asr #27 │ │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ │ tsteq r5, r8, asr #27 │ │ │ │ │ - adceq ip, sp, r0, lsl #2 │ │ │ │ │ + adceq ip, sp, r0, ror #1 │ │ │ │ │ @ instruction: 0x0115cdf0 │ │ │ │ │ tsteq r7, r8, ror r0 │ │ │ │ │ @ instruction: 0x0115cdf0 │ │ │ │ │ tsteq r7, r8, lsl #1 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ strhteq r8, [lr], r0 │ │ │ │ │ tsteq r5, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r7, -r8] │ │ │ │ │ tsteq r7, r0, lsr #1 │ │ │ │ │ - eoreq r0, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r0, r3, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq r7, r8, lsr #1 │ │ │ │ │ andle r6, r4, sl, asr sp │ │ │ │ │ ldrheq r8, [r7, -r0] │ │ │ │ │ andle r0, r0, r1, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r0, r3, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #1 │ │ │ │ │ ldrsbeq r8, [r7, -r0] │ │ │ │ │ - eoreq r0, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r0, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ ldrsbeq r8, [r7, -r8] │ │ │ │ │ mulle sp, r6, sp │ │ │ │ │ tsteq r7, r0, ror #1 │ │ │ │ │ andle r0, r0, r4, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r0, r3, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [r7, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #4 │ │ │ │ │ tsteq r7, r0, lsl #2 │ │ │ │ │ - eoreq r0, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r0, r3, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ │ andle r4, r7, pc, lsl #26 │ │ │ │ │ tsteq r7, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ │ @@ -2520614,27 +2520386,27 @@ │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sl, r1, r0, lsr r9 │ │ │ │ │ + adcseq sl, r1, r0, lsl #18 │ │ │ │ │ tsteq r7, r0, rrx │ │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r0, r3, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r0, [r6], r0 │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r6, r6, r8, lsr #12 │ │ │ │ │ + adcseq r6, r6, r8, lsl #13 │ │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror pc │ │ │ │ │ @ instruction: 0x011781b8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ │ smlalbteq r9, r0, r8, r8 │ │ │ │ │ @@ -2520667,15 +2520439,15 @@ │ │ │ │ │ tsteq r7, r0, ror #3 │ │ │ │ │ @ instruction: 0x01178190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ │ - eoreq r0, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r0, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r7, r0, lsr #4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq lr, r0, r0, lsl #23 │ │ │ │ │ tsteq r7, r8, ror #3 │ │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ │ @@ -2520683,39 +2520455,39 @@ │ │ │ │ │ tsteq r7, r0, asr #4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, lsr r2 │ │ │ │ │ - strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq ip, r2, r8, asr #22 │ │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ │ andle ip, r1, sl, lsr r1 │ │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ │ andle r0, r0, pc, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r0, r3, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #5 │ │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ │ - eoreq r0, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r0, r3, #80, 12 @ 0x5000000 │ │ │ │ │ @ instruction: 0x01178290 │ │ │ │ │ andle r2, r7, pc, asr #13 │ │ │ │ │ @ instruction: 0x01178298 │ │ │ │ │ andle r0, r0, r6, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r0, r3, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011782f8 │ │ │ │ │ tsteq r7, r0, ror #5 │ │ │ │ │ - eoreq r0, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r0, r3, #152, 12 @ 0x9800000 │ │ │ │ │ @ instruction: 0x011782d0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r8, asr #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, ror #9 │ │ │ │ │ @ instruction: 0x011782d8 │ │ │ │ │ @@ -2520723,93 +2520495,93 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsr #21 │ │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ │ andle fp, r1, r4, lsl #27 │ │ │ │ │ @ instruction: 0x011782f0 │ │ │ │ │ andle r0, r0, r1, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r0, r3, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ │ - eoreq r0, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r0, r3, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ │ strdle r4, [r7], -r2 │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r0, r3, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ tsteq r7, r0, asr #6 │ │ │ │ │ - eoreq r0, r3, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r0, r3, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq r7, r8, asr #6 │ │ │ │ │ andle r2, sp, r3, ror r3 │ │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ │ andle r2, r0, r0, lsl r1 │ │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r0, r3, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01178398 │ │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ │ - eoreq r0, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r0, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq r7, r8, lsl #7 │ │ │ │ │ andle r4, sp, r4, ror #28 │ │ │ │ │ @ instruction: 0x01178390 │ │ │ │ │ andle r0, r0, sp, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r0, r3, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011783d8 │ │ │ │ │ @ instruction: 0x011783b0 │ │ │ │ │ - eoreq r0, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r0, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x011783b8 │ │ │ │ │ andle r4, sp, r2, lsr #11 │ │ │ │ │ tsteq r7, r0, asr #7 │ │ │ │ │ andle r0, r0, pc, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r0, r3, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x011783d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ │ @ instruction: 0x011783f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ - eoreq r0, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r0, r3, #0, 16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, ror #18 │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ tsteq r7, r0, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r7, r0, lsr #8 │ │ │ │ │ andle r4, sp, r2, lsl r9 │ │ │ │ │ tsteq r7, r8, lsr #8 │ │ │ │ │ andle r0, r0, r5, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #0, 16 │ │ │ │ │ + eoreq r0, r3, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ │ tsteq r7, r8, asr #8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r6, r0, lsr #3 │ │ │ │ │ @@ -2520849,15 +2520621,15 @@ │ │ │ │ │ @ instruction: 0x011784d8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ │ sbceq sl, r0, r8, asr r5 │ │ │ │ │ tsteq r7, r8, asr #9 │ │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ │ @ instruction: 0x011784f0 │ │ │ │ │ - eoreq r0, r3, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r0, r3, #72, 16 @ 0x480000 │ │ │ │ │ @ instruction: 0x011784f8 │ │ │ │ │ andle pc, lr, r1, lsr #6 │ │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ │ andle r0, r0, r1, ror #21 │ │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2520873,25 +2520645,25 @@ │ │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, asr #10 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, lsr #10 │ │ │ │ │ sbceq pc, r2, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r0, r3, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r8, r8, ror #15 │ │ │ │ │ tsteq ip, r0, lsr #9 │ │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ │ - eoreq r0, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r0, r3, #144, 16 @ 0x900000 │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ andle r2, r7, r2, lsr lr │ │ │ │ │ tsteq r7, r8, lsl #11 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ @ instruction: 0x01178590 │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2520899,35 +2520671,35 @@ │ │ │ │ │ tsteq r7, r0, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r8, r0, lsl #9 │ │ │ │ │ @ instruction: 0x011c84d0 │ │ │ │ │ @ instruction: 0x011785b0 │ │ │ │ │ andle r0, r0, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r0, r3, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r8, ror #2 │ │ │ │ │ tsteq ip, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011785d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ @ instruction: 0x011785f0 │ │ │ │ │ - eoreq r0, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r0, r3, #216, 16 @ 0xd80000 │ │ │ │ │ @ instruction: 0x011785f8 │ │ │ │ │ andle r2, r7, r3, lsr #29 │ │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ mulle r0, pc, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r0, r3, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r8, asr #22 │ │ │ │ │ tsteq r7, r8, lsr #12 │ │ │ │ │ @@ -2520935,23 +2520707,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ │ - eoreq r0, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r0, r3, #32, 18 @ 0x80000 │ │ │ │ │ tsteq r7, r8, asr r6 │ │ │ │ │ andle r1, r6, r9, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ │ andle r0, r0, r0, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r0, r3, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq r7, r0, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2520961,53 +2520733,53 @@ │ │ │ │ │ @ instruction: 0x01178698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, sp, r0, lsr #4 │ │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011786b0 │ │ │ │ │ - eoreq r0, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r0, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ andle r0, sl, r6, ror #29 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, sp, r8, lsr #29 │ │ │ │ │ tsteq ip, r8, asr #10 │ │ │ │ │ @ instruction: 0x011786d0 │ │ │ │ │ mulle r0, r3, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r0, r3, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ │ @ instruction: 0x011786f0 │ │ │ │ │ - eoreq r0, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r0, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ @ instruction: 0x011786f8 │ │ │ │ │ andle r2, r4, r7, asr r9 │ │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ │ andle r0, r0, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r0, r3, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ │ - eoreq r0, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r0, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ andle r8, r3, ip, lsl r1 │ │ │ │ │ tsteq r7, r0, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r8, lsl r5 │ │ │ │ │ + adcseq r5, r0, r0, lsr #8 │ │ │ │ │ @ instruction: 0x011c85f0 │ │ │ │ │ tsteq r7, r0, asr #14 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r0, r3, #16, 20 @ 0x10000 │ │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sp, r8, lsl sp │ │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ ldrdeq r3, [r3], #120 @ 0x78 │ │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ │ @@ -2521115,35 +2520887,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ │ - eoreq r0, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r0, r3, #64, 20 @ 0x40000 │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ andle r6, r4, ip, ror lr │ │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r0, r3, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ │ - eoreq r0, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r0, r3, #136, 20 @ 0x88000 │ │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ │ andle lr, r2, r8, ror #31 │ │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ │ andle r0, r0, sp, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r0, r3, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r7, r0, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2521255,15 +2521027,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ - eoreq r0, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r0, r3, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ │ strhle pc, [r2], -sl @ │ │ │ │ │ tsteq r7, r8, asr fp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r1, r0, lsr r7 │ │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ │ tsteq r7, r8, ror #22 │ │ │ │ │ @@ -2521323,15 +2521095,15 @@ │ │ │ │ │ tsteq r7, r0, lsr #24 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, asr #24 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, lsr ip │ │ │ │ │ sbceq r3, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r0, r3, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq r7, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ adcseq r1, ip, r0, asr #9 │ │ │ │ │ @@ -2521341,15 +2521113,15 @@ │ │ │ │ │ tsteq r7, r8, lsl #25 │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ @ instruction: 0x01178c90 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x01178cb0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r8, ror r3 │ │ │ │ │ + sbceq r4, r0, r0, lsr #7 │ │ │ │ │ tsteq r7, r8, lsr #25 │ │ │ │ │ @ instruction: 0x01178c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01178cb8 │ │ │ │ │ sbcseq r2, r4, r0, lsl ip │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ @@ -2521365,15 +2521137,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x01178d90 │ │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ │ @ instruction: 0x01178cf8 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ │ tsteq r7, r0, lsr #26 │ │ │ │ │ @@ -2521415,15 +2521187,15 @@ │ │ │ │ │ @ instruction: 0x01178dd8 │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, asr #27 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r2, r8, lsl r4 │ │ │ │ │ + sbceq sp, r2, r0, asr #8 │ │ │ │ │ @ instruction: 0x01178dd0 │ │ │ │ │ @ instruction: 0x01178db8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r0, #-152] @ 0xffffff68 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #27 │ │ │ │ │ @ instruction: 0x01178df0 │ │ │ │ │ @@ -2521504,15 +2521276,15 @@ │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl pc │ │ │ │ │ @ instruction: 0x01178ff8 │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r7, r6, r0, asr #2 │ │ │ │ │ + adcseq r7, r6, r0, ror r1 │ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01178db0 │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -2521553,28 +2521325,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01178fb8 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ tsteq r7, r8, ror #31 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01178ff0 │ │ │ │ │ - sbceq r4, r0, r8, ror r3 │ │ │ │ │ + sbceq r4, r0, r0, lsr #7 │ │ │ │ │ @ instruction: 0x01178fd8 │ │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ │ tsteq r7, r8 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ sbcseq r8, ip, r0, lsl #23 │ │ │ │ │ tsteq r7, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror r0 │ │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq ip, r0, r8, ror #22 │ │ │ │ │ + umlalseq ip, r0, r8, fp │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ tsteq r7, r0, ror #29 │ │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011815d8 │ │ │ │ │ tsteq r7, r0, asr r0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @@ -2521587,15 +2521359,15 @@ │ │ │ │ │ tsteq r7, r0, rrx │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, asr r0 │ │ │ │ │ - sbceq sp, r2, r8, lsl r4 │ │ │ │ │ + sbceq sp, r2, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #1 │ │ │ │ │ tsteq r7, r8, lsl #1 │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ @ instruction: 0x01179090 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2521628,15 +2521400,15 @@ │ │ │ │ │ ldrdeq r8, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ │ andle r0, r0, r2, lsl #1 │ │ │ │ │ tsteq r7, r0, lsl r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r5, r8, asr #8 │ │ │ │ │ tsteq r7, r8, ror #1 │ │ │ │ │ - adceq r0, ip, r0, lsl #15 │ │ │ │ │ + adceq r6, r8, r8, asr #32 │ │ │ │ │ hvceq 3720 @ 0xe88 │ │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ tsteq r7, r8, lsr r1 │ │ │ │ │ tsteq r7, r0, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq sp, sl, r8, r3 │ │ │ │ │ @@ -2521691,27 +2521463,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ │ - eoreq r0, r3, #0, 22 │ │ │ │ │ + eoreq r0, r3, #24, 22 @ 0x6000 │ │ │ │ │ tsteq r7, r0, lsr #4 │ │ │ │ │ strdle sp, [lr], -lr │ │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ │ andle r0, r0, r9, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r0, r3, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #5 │ │ │ │ │ tsteq r7, r8, asr #4 │ │ │ │ │ - eoreq r0, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r0, r3, #96, 22 @ 0x18000 │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ andle r5, ip, r1, lsl #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr #2 │ │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2521719,15 +2521491,15 @@ │ │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ │ andle r0, r0, lr, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r0, r3, #120, 22 @ 0x1e000 │ │ │ │ │ @ instruction: 0x01179290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, sl, r8, rrx │ │ │ │ │ tsteq ip, r8, ror r8 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ rscseq r0, fp, r8, asr sl │ │ │ │ │ tsteq r7, r8, lsr #5 │ │ │ │ │ @@ -2521741,39 +2521513,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011792f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq lr, r0, r0, r8 │ │ │ │ │ tsteq r7, r0, ror #5 │ │ │ │ │ - eoreq r0, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r0, r3, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ │ andle r4, ip, r6, ror #27 │ │ │ │ │ @ instruction: 0x011792f0 │ │ │ │ │ andle r0, r0, sp, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r0, r3, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ │ smlatbeq sp, r0, sl, r7 │ │ │ │ │ smlalbteq lr, r0, r8, r8 │ │ │ │ │ @ instruction: 0x011791d0 │ │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117edb8 │ │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ │ - eoreq r0, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r0, r3, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ │ andle r5, ip, lr, lsr #24 │ │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ │ andle r0, r0, r2, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r0, r3, #8, 24 @ 0x800 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq fp, sp, r0, lsl #4 │ │ │ │ │ @ instruction: 0x011c8890 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ @@ -2521785,77 +2521557,77 @@ │ │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ tsteq r7, r8, lsl #7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [r2], #0 │ │ │ │ │ + strdeq r5, [r2], #8 │ │ │ │ │ @ instruction: 0x01179398 │ │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011793d8 │ │ │ │ │ @ instruction: 0x011793b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq r9, [pc], r8 @ │ │ │ │ │ + adceq r9, pc, r0, ror #12 │ │ │ │ │ tsteq ip, r8, lsr #17 │ │ │ │ │ tsteq r7, r0, asr #7 │ │ │ │ │ - eoreq r0, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r0, r3, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r7, r8, asr #7 │ │ │ │ │ andle r6, ip, pc, lsr #11 │ │ │ │ │ @ instruction: 0x011793d0 │ │ │ │ │ andle r0, r0, sp, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r0, r3, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ @ instruction: 0x011793f0 │ │ │ │ │ - eoreq r0, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r0, r3, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ │ andle r5, ip, r4, asr #32 │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ strdeq lr, [r0, #-128] @ 0xffffff80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ andle r0, r0, r4, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r0, r3, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r4 │ │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ │ - eoreq r0, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r0, r3, #200, 24 @ 0xc800 │ │ │ │ │ tsteq r7, r0, asr #8 │ │ │ │ │ andle r6, ip, pc, asr #6 │ │ │ │ │ adceq r6, sp, r0, asr #11 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ tsteq r7, r8, asr #8 │ │ │ │ │ andle r0, r0, pc, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r0, r3, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01179498 │ │ │ │ │ tsteq r7, r8, ror #8 │ │ │ │ │ - eoreq r0, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r0, r3, #16, 26 @ 0x400 │ │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ │ ldrdle r5, [ip], -r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r7, r0, lsl #9 │ │ │ │ │ andle r0, r0, fp, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r0, r3, #40, 26 @ 0xa00 │ │ │ │ │ @ instruction: 0x01179490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2521865,32 +2521637,32 @@ │ │ │ │ │ adcseq lr, r4, r0, ror #5 │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011815d8 │ │ │ │ │ @ instruction: 0x011794d0 │ │ │ │ │ - eoreq r0, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r0, r3, #88, 26 @ 0x1600 │ │ │ │ │ @ instruction: 0x011794d8 │ │ │ │ │ andle r6, ip, r0, ror #1 │ │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ │ andle r0, r0, lr, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r0, r3, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011794f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ ldrsbteq fp, [r6], r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ │ - eoreq r0, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r0, r3, #160, 26 @ 0x2800 │ │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrsbteq sp, [r5], r8 │ │ │ │ │ + adcseq sp, r5, r8, lsl #6 │ │ │ │ │ @ instruction: 0x0118afb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq r7, r0, ror r5 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -2521937,15 +2521709,15 @@ │ │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ │ andle r0, r0, r0, ror #4 │ │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r0, r3, #184, 26 @ 0x2e00 │ │ │ │ │ @ instruction: 0x011795f8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, asr #22 │ │ │ │ │ @ instruction: 0x011795b0 │ │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011795f0 │ │ │ │ │ @@ -2521953,15 +2521725,15 @@ │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, lsr #12 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ │ - ldrdeq r5, [r2], #0 │ │ │ │ │ + strdeq r5, [r2], #8 │ │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c88d8 │ │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2521977,49 +2521749,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c88f0 │ │ │ │ │ @ instruction: 0x01179690 │ │ │ │ │ - eoreq r0, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r0, r3, #232, 26 @ 0x3a00 │ │ │ │ │ @ instruction: 0x011796b0 │ │ │ │ │ andle r5, ip, sl, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140e990 │ │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r7, r0, ror r1 │ │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ │ @ instruction: 0x011796b8 │ │ │ │ │ andle r0, r0, sp, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r0, r3, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ │ @ instruction: 0x011796d8 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ │ - eoreq r0, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r0, r3, #48, 28 @ 0x300 │ │ │ │ │ @ instruction: 0x011796f0 │ │ │ │ │ andle r5, ip, r8, ror #14 │ │ │ │ │ @ instruction: 0x011796f8 │ │ │ │ │ andle r0, r0, r9, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r0, r3, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #15 │ │ │ │ │ tsteq r7, r8, lsl r7 │ │ │ │ │ - eoreq r0, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r0, r3, #120, 28 @ 0x780 │ │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ │ andle r4, ip, r0, lsl #23 │ │ │ │ │ tsteq r7, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr r7 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ @@ -2522041,75 +2521813,75 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr r9 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andle r0, r0, r5, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r0, r3, #144, 28 @ 0x900 │ │ │ │ │ @ instruction: 0x01179798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r5, r0, lsr #32 │ │ │ │ │ tsteq ip, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ │ @ instruction: 0x011797b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsl r6 │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ tsteq r7, r8, asr #15 │ │ │ │ │ - eoreq r0, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r0, r3, #192, 28 @ 0xc00 │ │ │ │ │ @ instruction: 0x011797d0 │ │ │ │ │ andle pc, lr, r9, ror lr @ │ │ │ │ │ @ instruction: 0x011797d8 │ │ │ │ │ andle r0, r0, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r0, r3, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ │ @ instruction: 0x011797f8 │ │ │ │ │ - eoreq r0, r3, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r0, r3, #8, 30 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ andle r8, r0, r4, asr #15 │ │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ │ andle r0, r0, sp, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #8, 30 │ │ │ │ │ + eoreq r0, r3, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ tsteq ip, r0, lsl #19 │ │ │ │ │ tsteq r7, r8, lsr r8 │ │ │ │ │ - eoreq r0, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r0, r3, #80, 30 @ 0x140 │ │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ │ ldrdle r8, [r0], -r0 │ │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ │ andle r0, r0, r3, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r0, r3, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ │ - eoreq r0, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r0, r3, #152, 30 @ 0x260 │ │ │ │ │ tsteq r7, r0, ror r8 │ │ │ │ │ andle r6, r4, r0, ror #2 │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ andle r0, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r0, r3, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, asr #13 │ │ │ │ │ @ instruction: 0x01179898 │ │ │ │ │ tsteq r7, r8, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2522117,61 +2521889,61 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011798f8 │ │ │ │ │ @ instruction: 0x011798b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, lr, r8, lsr #11 │ │ │ │ │ @ instruction: 0x011c8998 │ │ │ │ │ tsteq r7, r0, asr #17 │ │ │ │ │ - eoreq r0, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r0, r3, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x011798d8 │ │ │ │ │ andle pc, lr, r7, lsr lr @ │ │ │ │ │ @ instruction: 0x011798d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r0, asr #11 │ │ │ │ │ @ instruction: 0x011c89b0 │ │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ │ strhle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r3, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r1, r3, #8 │ │ │ │ │ @ instruction: 0x011798f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, ror #14 │ │ │ │ │ tsteq ip, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, ror #23 │ │ │ │ │ @ instruction: 0x011c89f8 │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ - eoreq r1, r3, #32 │ │ │ │ │ + eoreq r1, r3, #56 @ 0x38 │ │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ │ andle pc, lr, r2, lsl #30 │ │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r2, [ip], r8 │ │ │ │ │ tsteq ip, r0, lsl sl │ │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #56 @ 0x38 │ │ │ │ │ + eoreq r1, r3, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #19 │ │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ │ - eoreq r1, r3, #104 @ 0x68 │ │ │ │ │ + eoreq r1, r3, #128 @ 0x80 │ │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ │ andle r9, r1, r7, asr ip │ │ │ │ │ tsteq r7, r0, ror r9 │ │ │ │ │ mulle r0, r1, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #128 @ 0x80 │ │ │ │ │ + eoreq r1, r3, #152 @ 0x98 │ │ │ │ │ @ instruction: 0x01179990 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r8, lsl #19 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq lr, [r2], #8 │ │ │ │ │ @ instruction: 0x01179998 │ │ │ │ │ @@ -2522189,39 +2521961,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011799d0 │ │ │ │ │ @ instruction: 0x011799b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r0, #-168] @ 0xffffff58 │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ - eoreq r1, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq r1, r3, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011799f8 │ │ │ │ │ andle r6, r7, sp, ror #1 │ │ │ │ │ @ instruction: 0x011799f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #20 │ │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ │ ldrdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq r1, r3, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ - eoreq r1, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq r1, r3, #16, 2 │ │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ │ andle r9, r7, r2, lsr #28 │ │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ │ andle r0, r0, ip, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #16, 2 │ │ │ │ │ + eoreq r1, r3, #40, 2 │ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ sbceq r0, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2522229,15 +2522001,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01179ad0 │ │ │ │ │ tsteq r7, r0, lsl #21 │ │ │ │ │ - eoreq r1, r3, #64, 2 │ │ │ │ │ + eoreq r1, r3, #88, 2 │ │ │ │ │ @ instruction: 0x01179ab0 │ │ │ │ │ ldrdle r7, [r2], -r3 │ │ │ │ │ @ instruction: 0x01179a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ │ tsteq r7, r8, asr r7 │ │ │ │ │ @@ -2522245,45 +2522017,45 @@ │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ │ @ instruction: 0x01179ab8 │ │ │ │ │ andle r0, r0, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #88, 2 │ │ │ │ │ + eoreq r1, r3, #112, 2 │ │ │ │ │ tsteq r7, r8, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011d79f0 │ │ │ │ │ tsteq ip, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01179ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ │ - eoreq r1, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r1, r3, #160, 2 @ 0x28 │ │ │ │ │ @ instruction: 0x01179af0 │ │ │ │ │ andle r7, r2, ip, lsr #8 │ │ │ │ │ @ instruction: 0x01179af8 │ │ │ │ │ andle r0, r0, pc, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r1, r3, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ - eoreq r1, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r1, r3, #232, 2 @ 0x3a │ │ │ │ │ tsteq r7, r8, lsr #22 │ │ │ │ │ mulle r2, r4, r5 │ │ │ │ │ tsteq r7, r0, asr #22 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq r7, r0, lsr fp │ │ │ │ │ andle r0, r0, r9, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r1, r3, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #23 │ │ │ │ │ adcseq r8, r6, r8, lsr #1 │ │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ │ tsteq r7, r0, asr fp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ @@ -2522321,15 +2522093,15 @@ │ │ │ │ │ @ instruction: 0x01179bd8 │ │ │ │ │ sbceq r4, r0, r0, asr #13 │ │ │ │ │ tsteq r7, r0, asr #23 │ │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #26 │ │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ │ - eoreq r1, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r1, r3, #48, 4 │ │ │ │ │ tsteq r7, r8, lsr ip │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq ip, r0, r0, lsl #31 │ │ │ │ │ tsteq r7, r8, asr #23 │ │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ │ @@ -2522381,15 +2522153,15 @@ │ │ │ │ │ tsteq r7, r8, lsr #25 │ │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ │ @ instruction: 0x01179cd0 │ │ │ │ │ @ instruction: 0xd00276b6 │ │ │ │ │ @ instruction: 0x01179cd8 │ │ │ │ │ andle r0, r0, sl, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #48, 4 │ │ │ │ │ + eoreq r1, r3, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r7, r8, ror #25 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r8, lsl #13 │ │ │ │ │ @ instruction: 0x01179cb0 │ │ │ │ │ @ instruction: 0x01179cf8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r0, ror #25 │ │ │ │ │ @@ -2522403,93 +2522175,93 @@ │ │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ │ adcseq lr, r3, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ │ tsteq r7, r8, lsr sp │ │ │ │ │ - eoreq r1, r3, #96, 4 │ │ │ │ │ + eoreq r1, r3, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r7, r0, asr #26 │ │ │ │ │ andle r7, r2, r9, lsl #16 │ │ │ │ │ tsteq r7, r8, asr #26 │ │ │ │ │ andle r0, r0, ip, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r1, r3, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #27 │ │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ │ - eoreq r1, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r1, r3, #192, 4 │ │ │ │ │ tsteq r7, r0, ror sp │ │ │ │ │ andle r7, r2, lr, ror #20 │ │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ │ andle r0, r0, fp, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #192, 4 │ │ │ │ │ + eoreq r1, r3, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #27 │ │ │ │ │ @ instruction: 0x01179d98 │ │ │ │ │ - eoreq r1, r3, #240, 4 │ │ │ │ │ + eoreq r1, r3, #8, 6 @ 0x20000000 │ │ │ │ │ @ instruction: 0x01179db0 │ │ │ │ │ @ instruction: 0xd0027bb2 │ │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x01179db8 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r1, r3, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ @ instruction: 0x01179dd8 │ │ │ │ │ - eoreq r1, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r1, r3, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq r7, r0, ror #27 │ │ │ │ │ andle r7, r2, pc, lsr #26 │ │ │ │ │ tsteq r7, r8, ror #27 │ │ │ │ │ andle r0, r0, r6, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r1, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x01179df8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq sp, r0, r8, r8 │ │ │ │ │ + adcseq sp, r0, r8, lsr r8 │ │ │ │ │ tsteq ip, r8, ror #21 │ │ │ │ │ tsteq r7, r8, lsr #28 │ │ │ │ │ - eoreq r1, r3, #128, 6 │ │ │ │ │ + eoreq r1, r3, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq r7, r0, lsr lr │ │ │ │ │ andle r7, r2, r2, asr #29 │ │ │ │ │ tsteq r7, r8, lsr lr │ │ │ │ │ andle r0, r0, sp, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r1, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #29 │ │ │ │ │ tsteq r7, r8, asr lr │ │ │ │ │ - eoreq r1, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r1, r3, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ │ andle ip, r1, r2, lsl fp │ │ │ │ │ tsteq r7, r8, ror #28 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r1, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ tsteq sl, r8, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2522505,69 +2522277,69 @@ │ │ │ │ │ @ instruction: 0x01179eb8 │ │ │ │ │ tsteq ip, r0, lsl #22 │ │ │ │ │ tsteq r7, r0, asr #29 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ @ instruction: 0x01179ed0 │ │ │ │ │ - eoreq r1, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r1, r3, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq r7, r8, ror #29 │ │ │ │ │ ldrdle r8, [r2], -r8 @ │ │ │ │ │ tsteq r7, r0, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, sl, r0, lsl #2 │ │ │ │ │ tsteq ip, r0, lsr fp │ │ │ │ │ @ instruction: 0x01179ef0 │ │ │ │ │ andle r0, r0, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r1, r3, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r7, r0, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, pc, r0, lsl r0 @ │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ - eoreq r1, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r1, r3, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ │ andle r8, r2, r1, ror #7 │ │ │ │ │ tsteq r7, r0, lsr pc │ │ │ │ │ andle r0, r0, r4, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r1, r3, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ - eoreq r1, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r1, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ │ andle r8, r2, r1, asr r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ │ andle r0, r0, r7, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r1, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r7, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r0, lsl #9 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ tsteq r7, r0, lsr #29 │ │ │ │ │ sbceq r6, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01179f90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01179f98 │ │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ │ - ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x01179fd8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2522645,15 +2522417,15 @@ │ │ │ │ │ tsteq r7, r8, ror #1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsl #2 │ │ │ │ │ ldrsheq sl, [r7, -r0] │ │ │ │ │ ldrsheq sl, [r7, -r8] │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r8, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, sl, r8, lsl #30 │ │ │ │ │ tsteq r7, r0, lsl r1 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2522661,21 +2522433,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ │ tsteq r7, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, ip, r8, asr #17 │ │ │ │ │ tsteq ip, r8, lsr #23 │ │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ │ - eoreq r1, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r1, r3, #0, 10 │ │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ │ andle r3, r1, fp, lsl #31 │ │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ │ andle r0, r0, r6, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #0, 10 │ │ │ │ │ + eoreq r1, r3, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ strhteq r9, [pc], r8 │ │ │ │ │ @@ -2522715,15 +2522487,15 @@ │ │ │ │ │ tsteq r7, r0, lsl #4 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r7, r8, lsl #4 │ │ │ │ │ sbceq r8, r0, r8, ror sp │ │ │ │ │ @ instruction: 0x0117a1f0 │ │ │ │ │ @ instruction: 0x0117a190 │ │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ │ - eoreq r1, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r1, r3, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r7, r0, lsr #4 │ │ │ │ │ andle sl, r3, r7, ror #13 │ │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ │ andle r0, r0, sl, asr r3 │ │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r2, r1, r0, lsl #28 │ │ │ │ │ @@ -2522743,77 +2522515,77 @@ │ │ │ │ │ tsteq r7, r0, asr #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ │ adcseq lr, r3, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r1, r3, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a2d8 │ │ │ │ │ tsteq r7, r0, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror #15 │ │ │ │ │ @ instruction: 0x011c8bd8 │ │ │ │ │ @ instruction: 0x0117a2b0 │ │ │ │ │ - eoreq r1, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r1, r3, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r7, r8, asr #5 │ │ │ │ │ andle sl, r3, r6, ror sl │ │ │ │ │ tsteq r7, r0, asr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r6, r0, lsl ip │ │ │ │ │ + adcseq r3, r6, r0, asr #24 │ │ │ │ │ tsteq ip, r8, lsl #24 │ │ │ │ │ @ instruction: 0x0117a2d0 │ │ │ │ │ andle r0, r0, r5, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r1, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ - eoreq r1, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r1, r3, #216, 10 @ 0x36000000 │ │ │ │ │ @ instruction: 0x0117a2f8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r7, r8, lsl #6 │ │ │ │ │ andle r6, r2, r3, ror #30 │ │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r1, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ │ - eoreq r1, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r1, r3, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq r7, r0, asr #6 │ │ │ │ │ andle r7, r4, r7, lsl r0 │ │ │ │ │ adcseq r0, r5, r8, ror #24 │ │ │ │ │ teqeq r0, r8, lsl #25 │ │ │ │ │ tsteq r7, r8, asr #6 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r1, r3, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ - eoreq r1, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r1, r3, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r7, r0, ror r3 │ │ │ │ │ andle r6, r9, r3, ror #18 │ │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ │ andle r0, r0, pc, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r1, r3, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #9 │ │ │ │ │ @ instruction: 0x0117a398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ │ @@ -2522885,47 +2522657,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r8, r0, r0, r8 │ │ │ │ │ @ instruction: 0x0117a4b0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, asr #9 │ │ │ │ │ - eoreq r1, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r1, r3, #176, 12 @ 0xb000000 │ │ │ │ │ @ instruction: 0x0117a4d8 │ │ │ │ │ andle r9, r7, ip, asr #21 │ │ │ │ │ @ instruction: 0x0117a4d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r7, r0, asr pc │ │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ │ andle r0, r0, sl, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r1, r3, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #10 │ │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ │ - eoreq r1, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r1, r3, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq r7, r8, lsl #10 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r5, r5, r8, asr r4 │ │ │ │ │ + adcseq r5, r5, r8, ror #9 │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ │ andle r6, r8, pc, ror r3 │ │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ │ mulle r0, r1, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r1, r3, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ │ tsteq r7, r0, asr #10 │ │ │ │ │ - eoreq r1, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r1, r3, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ │ andle r1, r2, r2, lsr r5 │ │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ │ andle r0, r0, r6, asr #21 │ │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ │ @@ -2522933,101 +2522705,101 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r9, r0, lsl r7 │ │ │ │ │ tsteq r7, r0, ror r5 │ │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r1, r3, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a5b0 │ │ │ │ │ @ instruction: 0x0117a598 │ │ │ │ │ - eoreq r1, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r1, r3, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq r7, r0, lsr #11 │ │ │ │ │ mulle r4, r2, r0 │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ andle r0, r0, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r1, r3, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a5b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a5f8 │ │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ │ - eoreq r1, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r1, r3, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x0117a5d0 │ │ │ │ │ strdle r4, [ip], -sl │ │ │ │ │ @ instruction: 0x0117a5f0 │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r1, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ │ - eoreq r1, r3, #0, 16 │ │ │ │ │ + eoreq r1, r3, #24, 16 @ 0x180000 │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ andle r4, ip, r5, ror r7 │ │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r1, r3, #48, 16 @ 0x300000 │ │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ │ - eoreq r1, r3, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r1, r3, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ mulle ip, r7, r9 │ │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r5, r0, ror #4 │ │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ │ tsteq r7, r0, ror r6 │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r1, r3, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ │ @ instruction: 0x0117a690 │ │ │ │ │ - eoreq r1, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r1, r3, #168, 16 @ 0xa80000 │ │ │ │ │ @ instruction: 0x0117a698 │ │ │ │ │ andle r4, ip, sp, lsl fp │ │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r1, r3, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a6d8 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ - eoreq r1, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r1, r3, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ andle r4, ip, r6, asr #15 │ │ │ │ │ @ instruction: 0x0117a6d0 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r1, r3, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ @ instruction: 0x0117a6f8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ @ instruction: 0x0117a6f0 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2523067,15 +2522839,15 @@ │ │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ │ sbceq r7, r0, r8, asr #27 │ │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ │ tsteq r7, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ @ instruction: 0x0117a798 │ │ │ │ │ - eoreq r1, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r1, r3, #56, 18 @ 0xe0000 │ │ │ │ │ @ instruction: 0x0117a7f0 │ │ │ │ │ @ instruction: 0xd00c4aba │ │ │ │ │ tsteq r7, r8, lsr #15 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq r1, [r1], r8 │ │ │ │ │ tsteq r7, r0, ror r7 │ │ │ │ │ @ instruction: 0x0117a7b8 │ │ │ │ │ @@ -2523093,97 +2522865,97 @@ │ │ │ │ │ tsteq r7, r8, ror #15 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, asr #15 │ │ │ │ │ adcseq r9, r9, r0, lsl r7 │ │ │ │ │ @ instruction: 0x0117a7f8 │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r1, r3, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ │ - eoreq r1, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r1, r3, #128, 18 @ 0x200000 │ │ │ │ │ tsteq r7, r0, lsr #16 │ │ │ │ │ andle r4, ip, sl, lsr r9 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ andle r0, r0, ip, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r1, r3, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ │ - eoreq r1, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r1, r3, #200, 18 @ 0x320000 │ │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ │ andle r4, ip, sp, asr sl │ │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ │ andle r0, r0, ip, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r1, r3, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a890 │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ - eoreq r1, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r1, r3, #16, 20 @ 0x10000 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ andle r4, ip, r7, lsl r8 │ │ │ │ │ tsteq r7, r8, lsl #17 │ │ │ │ │ andle r0, r0, ip, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r1, r3, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #17 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ - eoreq r1, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r1, r3, #88, 20 @ 0x58000 │ │ │ │ │ @ instruction: 0x0117a8b0 │ │ │ │ │ mulle r6, lr, sp │ │ │ │ │ @ instruction: 0x0117a8b8 │ │ │ │ │ andle r0, r0, r1, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r1, r3, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a8f0 │ │ │ │ │ @ instruction: 0x0117a8d8 │ │ │ │ │ - eoreq r1, r3, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r1, r3, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ │ andle r4, ip, r4, ror r8 │ │ │ │ │ tsteq r7, r8, ror #17 │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r1, r3, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117a8f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ │ - eoreq r1, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r1, r3, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ │ ldrdle r4, [ip], -r7 │ │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r1, r3, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #19 │ │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r1, r0, lsr #8 │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ │ - eoreq r1, r3, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r1, r3, #48, 22 @ 0xc000 │ │ │ │ │ tsteq r7, r0, lsl #19 │ │ │ │ │ andle r4, ip, r4, lsr #14 │ │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r0, r0, lsl #20 │ │ │ │ │ @ instruction: 0x012fd648 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2523193,63 +2522965,63 @@ │ │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r7, r8, lsl #19 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r1, r3, #72, 22 @ 0x12000 │ │ │ │ │ @ instruction: 0x0117a998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, sl, r0, lsl r4 │ │ │ │ │ tsteq ip, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ │ @ instruction: 0x0117a9b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, lsr sl │ │ │ │ │ tsteq ip, r0, lsr #27 │ │ │ │ │ tsteq r7, r8, asr #19 │ │ │ │ │ - eoreq r1, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r1, r3, #120, 22 @ 0x1e000 │ │ │ │ │ @ instruction: 0x0117a9d0 │ │ │ │ │ andle r6, r4, r9, lsl #4 │ │ │ │ │ @ instruction: 0x0117a9d8 │ │ │ │ │ @ instruction: 0xd00003b5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r1, r3, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ │ @ instruction: 0x0117a9f8 │ │ │ │ │ - eoreq r1, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r1, r3, #192, 22 @ 0x30000 │ │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ │ andle r6, r2, r5, lsl ip │ │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r1, r3, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c8db8 │ │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ │ - eoreq r1, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r1, r3, #8, 24 @ 0x800 │ │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ │ andle r0, ip, r2, ror #28 │ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ │ andle r0, r0, r9, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r1, r3, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #21 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2523257,93 +2523029,93 @@ │ │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r0, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0117aa90 │ │ │ │ │ - eoreq r1, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r1, r3, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x0117aa98 │ │ │ │ │ andle pc, r7, r4, lsl ip @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andle r0, r0, ip, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r1, r3, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117aab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ tsteq r7, r0, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r0, asr #17 │ │ │ │ │ @ instruction: 0x011c8dd0 │ │ │ │ │ @ instruction: 0x0117aad0 │ │ │ │ │ - eoreq r1, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r1, r3, #152, 24 @ 0x9800 │ │ │ │ │ @ instruction: 0x0117aaf0 │ │ │ │ │ andle sl, r1, sl, ror pc │ │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ - adcseq r4, r2, r0, ror #12 │ │ │ │ │ + adcseq r4, r2, r8, ror #13 │ │ │ │ │ tsteq ip, r8, ror #27 │ │ │ │ │ @ instruction: 0x0117aaf8 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r1, r3, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ - eoreq r1, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r1, r3, #224, 24 @ 0xe000 │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ andle sl, r1, r6, ror sp │ │ │ │ │ tsteq r7, r8, lsr #22 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r1, r3, #248, 24 @ 0xf800 │ │ │ │ │ adcseq r9, r1, r8, lsl r4 │ │ │ │ │ @ instruction: 0x012fd670 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #23 │ │ │ │ │ tsteq r7, r0, asr fp │ │ │ │ │ - eoreq r1, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r1, r3, #40, 26 @ 0xa00 │ │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ │ andle fp, r1, r8, lsr #1 │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r7, r8, ror fp │ │ │ │ │ andle r0, r0, r6, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r1, r3, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117abb0 │ │ │ │ │ @ instruction: 0x0117ab98 │ │ │ │ │ - eoreq r1, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r1, r3, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r7, r0, lsr #23 │ │ │ │ │ strdle r3, [ip], -r4 │ │ │ │ │ tsteq r7, r8, lsr #23 │ │ │ │ │ andle r0, r0, sp, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r1, r3, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117abb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117acd8 │ │ │ │ │ tsteq r7, r8, asr #23 │ │ │ │ │ - eoreq r1, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r1, r3, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r7, r8, ror ip │ │ │ │ │ andle r7, r1, r7, asr ip │ │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, ror #23 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r6, r8, ror #24 │ │ │ │ │ @@ -2523383,15 +2523155,15 @@ │ │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr lr │ │ │ │ │ tsteq r7, r0, lsl #25 │ │ │ │ │ andle r0, r0, lr, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r1, r3, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x0117ac90 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, lsr r4 │ │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ │ tsteq r7, r0, lsr #25 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r8, lsl #25 │ │ │ │ │ @@ -2523409,33 +2523181,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ │ @ instruction: 0x0117acf0 │ │ │ │ │ - eoreq r1, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r1, r3, #0, 28 │ │ │ │ │ @ instruction: 0x0117acf8 │ │ │ │ │ andle r7, r1, sp, lsl r9 │ │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ │ andle r0, r0, sp, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #0, 28 │ │ │ │ │ + eoreq r1, r3, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #27 │ │ │ │ │ tsteq r7, r0, lsr #26 │ │ │ │ │ - eoreq r1, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r1, r3, #72, 28 @ 0x480 │ │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ │ andle r1, sl, lr, lsr #3 │ │ │ │ │ tsteq r7, r0, lsr sp │ │ │ │ │ andle r0, r0, r7, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r1, r3, #96, 28 @ 0x600 │ │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, asr #26 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x010c9998 │ │ │ │ │ @@ -2523451,33 +2523223,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117adb0 │ │ │ │ │ @ instruction: 0x0117ad98 │ │ │ │ │ - eoreq r1, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r1, r3, #144, 28 @ 0x900 │ │ │ │ │ tsteq r7, r0, lsr #27 │ │ │ │ │ ldrdle pc, [lr], -r7 │ │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r1, r3, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117adb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ - eoreq r1, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r1, r3, #216, 28 @ 0xd80 │ │ │ │ │ @ instruction: 0x0117add0 │ │ │ │ │ strdle r0, [pc], -r7 │ │ │ │ │ @ instruction: 0x0117add8 │ │ │ │ │ andle r0, r0, r4, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r1, r3, #240, 28 @ 0xf00 │ │ │ │ │ tsteq r7, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, pc, r8, lsl #27 │ │ │ │ │ tsteq ip, r0, asr #29 │ │ │ │ │ tsteq r7, r8, asr sp │ │ │ │ │ sbcseq ip, r4, r0, lsl r7 │ │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ │ @@ -2523493,51 +2523265,51 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr lr │ │ │ │ │ tsteq r7, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq ip, r0, r2, r7 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ - eoreq r1, r3, #8, 30 │ │ │ │ │ + eoreq r1, r3, #32, 30 @ 0x80 │ │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ │ andle sp, r0, r2, asr #7 │ │ │ │ │ tsteq r7, r0, asr lr │ │ │ │ │ andle r0, r0, sl, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r1, r3, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117ae90 │ │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ │ - eoreq r1, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r1, r3, #104, 30 @ 0x1a0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r7, r0, lsl #29 │ │ │ │ │ andle sl, r7, r3, lsr #11 │ │ │ │ │ tsteq r7, r8, lsl #29 │ │ │ │ │ ldrdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r1, r3, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117ae98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl pc │ │ │ │ │ @ instruction: 0x0117aeb8 │ │ │ │ │ - eoreq r1, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r1, r3, #176, 30 @ 0x2c0 │ │ │ │ │ @ instruction: 0x0117aeb0 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, ror #28 │ │ │ │ │ tsteq r7, r0, asr #29 │ │ │ │ │ andle r3, r3, r1, asr #31 │ │ │ │ │ tsteq r7, r8, asr #29 │ │ │ │ │ andle r0, r0, r5, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r1, r3, #200, 30 @ 0x320 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [r0], #0 │ │ │ │ │ tsteq r7, r0, ror #29 │ │ │ │ │ @ instruction: 0x0117aed0 │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2523553,63 +2523325,63 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr pc │ │ │ │ │ tsteq r7, r0, lsr pc │ │ │ │ │ - eoreq r1, r3, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r2, r3, #8 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ andle r6, fp, r6, lsr #1 │ │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ │ @ instruction: 0xd00005bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #8 │ │ │ │ │ + eoreq r2, r3, #32 │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r8, r0, ror r1 │ │ │ │ │ tsteq ip, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #31 │ │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ │ - eoreq r2, r3, #56 @ 0x38 │ │ │ │ │ + eoreq r2, r3, #80 @ 0x50 │ │ │ │ │ tsteq r7, r8, ror pc │ │ │ │ │ andle r6, r5, lr, asr #11 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #80 @ 0x50 │ │ │ │ │ + eoreq r2, r3, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117af90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ - eoreq r2, r3, #128 @ 0x80 │ │ │ │ │ + eoreq r2, r3, #152 @ 0x98 │ │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ │ andle r3, r7, r7, asr #4 │ │ │ │ │ @ instruction: 0x0117afb0 │ │ │ │ │ andle r0, r0, r7, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #152 @ 0x98 │ │ │ │ │ + eoreq r2, r3, #176 @ 0xb0 │ │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c8f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117afd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #1 │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r9, [r5], r0 │ │ │ │ │ tsteq ip, r8, asr #31 │ │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ │ - eoreq r2, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq r2, r3, #224 @ 0xe0 │ │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ rsceq r8, r7, r0, lsl #23 │ │ │ │ │ tsteq r7, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2523619,15 +2523391,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2520 @ 0x9d8 │ │ │ │ │ tsteq r7, r8, lsr #32 │ │ │ │ │ andle r6, r4, r7, asr #11 │ │ │ │ │ tsteq r7, r0, lsr r0 │ │ │ │ │ andle r0, r0, fp, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq r2, r3, #248 @ 0xf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, lsl #5 │ │ │ │ │ tsteq r7, r8, rrx │ │ │ │ │ @@ -2523653,80 +2523425,80 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [r7, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [r7, -r8] │ │ │ │ │ tsteq r7, r0, asr #1 │ │ │ │ │ - eoreq r2, r3, #16, 2 │ │ │ │ │ + eoreq r2, r3, #40, 2 │ │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ │ andle r4, r3, ip, asr r3 │ │ │ │ │ ldrsbeq fp, [r7, -r0] │ │ │ │ │ andle r0, r0, r2, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #40, 2 │ │ │ │ │ + eoreq r2, r3, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ │ tsteq r7, r0, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq fp, [r7, -r8] │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ adcseq pc, r1, r8, asr #15 │ │ │ │ │ tsteq ip, r0, ror #31 │ │ │ │ │ tsteq r7, r0, lsl r1 │ │ │ │ │ - eoreq r2, r3, #88, 2 │ │ │ │ │ + eoreq r2, r3, #112, 2 │ │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ │ andle fp, sl, r3, asr r0 │ │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ │ mulle r0, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #112, 2 │ │ │ │ │ + eoreq r2, r3, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ │ - eoreq r2, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r2, r3, #184, 2 @ 0x2e │ │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ │ andle fp, sl, r1, lsl #4 │ │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ │ strhle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r2, r3, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #3 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ - eoreq r2, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r2, r3, #0, 4 │ │ │ │ │ tsteq r7, r8, ror r1 │ │ │ │ │ andle r5, fp, r6, asr #5 │ │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ │ andle r0, r0, ip, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #0, 4 │ │ │ │ │ + eoreq r2, r3, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #3 │ │ │ │ │ tsteq r7, r0, lsr #3 │ │ │ │ │ - eoreq r2, r3, #48, 4 │ │ │ │ │ + eoreq r2, r3, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r7, r8, lsr #3 │ │ │ │ │ andle lr, sp, r2, ror r7 │ │ │ │ │ @ instruction: 0x0117b1b0 │ │ │ │ │ andle r0, r0, r1, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r2, r3, #96, 4 │ │ │ │ │ tsteq r7, r0, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, asr #17 │ │ │ │ │ + ldrshteq r7, [r5], r8 │ │ │ │ │ tsteq ip, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2523771,15 +2523543,15 @@ │ │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ │ ldrdeq r4, [r0], #0 │ │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ │ tsteq r3, r0, asr #6 │ │ │ │ │ tsteq ip, r8, lsr #2 @ │ │ │ │ │ tsteq r7, r0, lsr #5 │ │ │ │ │ - eoreq r2, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r2, r3, #144, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0117b2f0 │ │ │ │ │ andle r2, sp, r8, asr r3 │ │ │ │ │ @ instruction: 0x0117b2b0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq ip, r0, r0, lsr #16 │ │ │ │ │ @@ -2523797,55 +2523569,55 @@ │ │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, asr #5 │ │ │ │ │ adcseq pc, pc, r0, lsl r7 @ │ │ │ │ │ @ instruction: 0x0117b2f8 │ │ │ │ │ andle r0, r0, pc, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #144, 4 │ │ │ │ │ + eoreq r2, r3, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ │ - eoreq r2, r3, #192, 4 │ │ │ │ │ + eoreq r2, r3, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ │ andle ip, sp, pc, lsl #14 │ │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ │ @ instruction: 0xd00001b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r2, r3, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ - eoreq r2, r3, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r2, r3, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ │ strdle fp, [ip], -r8 │ │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ │ andle r0, r0, r1, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r2, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #7 │ │ │ │ │ tsteq r7, r8, lsl #7 │ │ │ │ │ - eoreq r2, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r2, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x0117b390 │ │ │ │ │ andle r3, sp, r3, ror #5 │ │ │ │ │ @ instruction: 0x0117b398 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r2, r3, #128, 6 │ │ │ │ │ tsteq r7, r8, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #2 @ │ │ │ │ │ @ instruction: 0x0117adf0 │ │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ │ tsteq r7, r0, asr #7 │ │ │ │ │ @@ -2523853,119 +2523625,119 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b3f8 │ │ │ │ │ tsteq r7, r0, ror #7 │ │ │ │ │ - eoreq r2, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r2, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq r7, r8, ror #7 │ │ │ │ │ andle r0, lr, r3, lsl #20 │ │ │ │ │ @ instruction: 0x0117b3f0 │ │ │ │ │ andle r0, r0, r4, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r2, r3, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r4 │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ - eoreq r2, r3, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r2, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ │ andle lr, ip, r6, lsr #28 │ │ │ │ │ tsteq r7, r0, lsr #8 │ │ │ │ │ mulle r0, r3, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r2, r3, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ │ tsteq r7, r0, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011cb098 │ │ │ │ │ tsteq ip, r8, lsl #3 @ │ │ │ │ │ tsteq r7, r0, ror #8 │ │ │ │ │ - eoreq r2, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r2, r3, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r7, r8, ror #8 │ │ │ │ │ andle sp, ip, pc, lsr #18 │ │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ │ andle r0, r0, fp, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r2, r3, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ │ @ instruction: 0x0117b490 │ │ │ │ │ - eoreq r2, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r2, r3, #136, 8 @ 0x88000000 │ │ │ │ │ @ instruction: 0x0117b498 │ │ │ │ │ andle r1, sp, r7, ror #3 │ │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ │ andle r0, r0, r9, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r2, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b4b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b4f0 │ │ │ │ │ tsteq r7, r0, asr #9 │ │ │ │ │ - eoreq r2, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r2, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r7, r8, asr #9 │ │ │ │ │ andle fp, sp, r4, lsr r6 │ │ │ │ │ tsteq r7, r8, ror #9 │ │ │ │ │ andle r0, r0, r5, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, asr #18 │ │ │ │ │ + strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ │ @ instruction: 0x0117b4d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r2, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b4f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ │ tsteq r7, r8, lsl #10 │ │ │ │ │ - eoreq r2, r3, #0, 10 │ │ │ │ │ + eoreq r2, r3, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ │ andle pc, sp, sp, ror #17 │ │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ │ andle r0, r0, r9, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r2, r3, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ │ tsteq r7, r0, asr #10 │ │ │ │ │ - eoreq r2, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r2, r3, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ │ andle sl, sp, fp, ror r4 │ │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r2, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r5 │ │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b5d0 │ │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ │ - eoreq r2, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r2, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ @ instruction: 0x0117b598 │ │ │ │ │ andle r2, lr, r0, lsl #2 │ │ │ │ │ @ instruction: 0x0117b590 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r0, r0, ror #9 │ │ │ │ │ @ instruction: 0x011cf1d0 │ │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ │ @@ -2523977,27 +2523749,27 @@ │ │ │ │ │ @ instruction: 0x0117b5b8 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117b5b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r2, r3, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b5d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ │ - eoreq r2, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r2, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ @ instruction: 0x0117b5f0 │ │ │ │ │ andle r8, sp, ip, asr #23 │ │ │ │ │ @ instruction: 0x0117b5f8 │ │ │ │ │ andle r0, r0, r7, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r2, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r2, r0, lsl #16 │ │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ │ @@ -2524007,25 +2523779,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ │ - eoreq r2, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r2, r3, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ │ andle r4, sp, r0, lsl #6 │ │ │ │ │ tsteq r7, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq fp, r8, r8, pc @ │ │ │ │ │ tsteq ip, r0, lsl #4 @ │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ andle r0, r0, ip, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r2, r3, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror r2 @ │ │ │ │ │ @ instruction: 0x0117b3b0 │ │ │ │ │ sbcseq r2, r4, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0117b698 │ │ │ │ │ @@ -2524035,33 +2523807,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b6d0 │ │ │ │ │ @ instruction: 0x0117b6b8 │ │ │ │ │ - eoreq r2, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r2, r3, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ andle r0, sp, r3, lsr #4 │ │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ │ andle r0, r0, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r2, r3, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b6d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ │ - eoreq r2, r3, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r2, r3, #200, 12 @ 0xc800000 │ │ │ │ │ @ instruction: 0x0117b6f0 │ │ │ │ │ andle r3, lr, r3, ror #11 │ │ │ │ │ @ instruction: 0x0117b6f8 │ │ │ │ │ andle r0, r0, r3, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r2, r3, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r6, [sp], r8 │ │ │ │ │ tsteq ip, r0, asr #11 @ │ │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ │ sbceq r3, r3, r8, ror #18 │ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ │ @@ -2524119,26 +2523891,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117b7d0 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ │ - sbceq r5, r0, r0, asr #18 │ │ │ │ │ + strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x0117b7f0 │ │ │ │ │ tsteq r7, r0, lsr #15 │ │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq lr, r0, r8, lsr r4 │ │ │ │ │ + adcseq lr, r0, r8, ror #7 │ │ │ │ │ @ instruction: 0x0117b7f8 │ │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ @ instruction: 0x0117b690 │ │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2524149,33 +2523921,33 @@ │ │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ │ sbceq r4, r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b898 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ - eoreq r2, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r2, r3, #16, 14 @ 0x400000 │ │ │ │ │ tsteq r7, r8, lsl #17 │ │ │ │ │ andle ip, ip, r8, asr r6 │ │ │ │ │ @ instruction: 0x0117b890 │ │ │ │ │ andle r0, r0, r2, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r2, r3, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117b8d8 │ │ │ │ │ @ instruction: 0x0117b8b0 │ │ │ │ │ - eoreq r2, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r2, r3, #88, 14 @ 0x1600000 │ │ │ │ │ @ instruction: 0x0117b8b8 │ │ │ │ │ mulle ip, r3, r9 │ │ │ │ │ tsteq r7, r0, asr #17 │ │ │ │ │ andle r0, r0, pc, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r2, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ @ instruction: 0x0117b8d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r9, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011cf5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2524609,15 +2524381,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r2, r8, ror #8 │ │ │ │ │ @ instruction: 0x0117bfb0 │ │ │ │ │ tsteq r7, r8, lsl #31 │ │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ │ rscseq r1, fp, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r2, r8 │ │ │ │ │ + sbceq sp, r2, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ @ instruction: 0x0117bff0 │ │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2525685,31 +2525457,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r7, r8, lsl #1 │ │ │ │ │ - eoreq r2, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r2, r3, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq r7, r0, lsr #1 │ │ │ │ │ mulle ip, pc, r0 @ │ │ │ │ │ @ instruction: 0x0117d098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r0, lsl r6 @ │ │ │ │ │ tsteq ip, r0, ror #13 @ │ │ │ │ │ tsteq r7, r8, lsr #1 │ │ │ │ │ andle r0, r0, r3, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r2, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r7, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ │ - eoreq r2, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r2, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ ldrsheq sp, [r7, -r8] │ │ │ │ │ @@ -2525741,21 +2525513,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ │ ldrdle r5, [sp], -r8 │ │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r2, r3, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117d5d0 │ │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ │ - eoreq r2, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r2, r3, #48, 16 @ 0x300000 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ andle sp, sp, r7, ror #11 │ │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0117d198 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq ip, r5, r8, asr #1 │ │ │ │ │ @@ -2525953,15 +2525725,15 @@ │ │ │ │ │ tsteq r7, r0, lsl #9 │ │ │ │ │ sbceq r4, r2, r0, lsl r2 │ │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ │ tsteq ip, r0, asr #14 @ │ │ │ │ │ @ instruction: 0x0117d4b0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0117d4b8 │ │ │ │ │ - sbceq fp, r2, r0, lsl #26 │ │ │ │ │ + ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r7, r8, asr #9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ adcseq r0, r5, r0, lsl r8 │ │ │ │ │ @ instruction: 0x012fd6e8 │ │ │ │ │ @ instruction: 0x0117d4d0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0117d4d8 │ │ │ │ │ @@ -2526013,55 +2525785,55 @@ │ │ │ │ │ @ instruction: 0x0117d590 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0117d598 │ │ │ │ │ tsteq r7, r0, lsr #11 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq fp, r2, r0, lsl #26 │ │ │ │ │ + ldrdeq fp, [r2], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq lr, [r4], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0117d5b8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ │ andle r0, r0, r5, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r2, r3, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117d5d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ │ - eoreq r2, r3, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r2, r3, #120, 16 @ 0x780000 │ │ │ │ │ @ instruction: 0x0117d5f0 │ │ │ │ │ andle r7, sp, r1, ror #21 │ │ │ │ │ @ instruction: 0x0117d5f8 │ │ │ │ │ andle r0, r0, ip, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r2, r3, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r6 │ │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ │ - eoreq r2, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r2, r3, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ │ strdle r7, [ip], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr r7 @ │ │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ │ andle r0, r0, r9, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r2, r3, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r8, lsl r5 │ │ │ │ │ tsteq ip, r0, lsr #15 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, lsl r7 │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ @@ -2526069,39 +2525841,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ │ - eoreq r2, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r2, r3, #8, 18 @ 0x20000 │ │ │ │ │ @ instruction: 0x0117d690 │ │ │ │ │ mulle sp, r9, r1 │ │ │ │ │ @ instruction: 0x0117d698 │ │ │ │ │ andle r0, r0, r5, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r2, r3, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ │ @ instruction: 0x0117d6b8 │ │ │ │ │ - eoreq r2, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r2, r3, #80, 18 @ 0x140000 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ andle r6, r8, r5, lsl r4 │ │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ │ andle r0, r0, r6, lsr #1 │ │ │ │ │ @ instruction: 0x01183af0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117e3f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r2, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x0117d6d0 │ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, pc, r8, lsl #19 │ │ │ │ │ @@ -2526111,27 +2525883,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #14 │ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq pc, [r5], r8 @ │ │ │ │ │ @ instruction: 0x011cf890 │ │ │ │ │ tsteq r7, r0, lsr r7 │ │ │ │ │ - eoreq r2, r3, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r2, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ │ mulle pc, r7, ip @ │ │ │ │ │ tsteq r7, r0, asr #14 │ │ │ │ │ andle r0, r0, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r2, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #15 │ │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ │ - eoreq r2, r3, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r2, r3, #224, 18 @ 0x380000 │ │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ │ andle r0, pc, r0, lsr r7 @ │ │ │ │ │ @ instruction: 0x0117d798 │ │ │ │ │ andle r0, r0, r5, lsl #7 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ │ @@ -2526139,105 +2525911,105 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0117d790 │ │ │ │ │ tsteq r7, r8, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r2, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117d7f0 │ │ │ │ │ @ instruction: 0x0117d7b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r0, lsr #8 │ │ │ │ │ tsteq ip, r8, asr #19 @ │ │ │ │ │ tsteq r7, r8, asr #15 │ │ │ │ │ - eoreq r2, r3, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r2, r3, #40, 20 @ 0x28000 │ │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ │ @ instruction: 0xd002d6b5 │ │ │ │ │ @ instruction: 0x0117d7d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r8, lsl #18 │ │ │ │ │ tsteq ip, r0, ror #19 @ │ │ │ │ │ tsteq r7, r8, ror #15 │ │ │ │ │ andle r0, r0, ip, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r2, r3, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ │ - eoreq r2, r3, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r2, r3, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ │ ldrdle r0, [pc], -r6 │ │ │ │ │ tsteq r7, r0, lsr #16 │ │ │ │ │ mulle r0, r6, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r2, r3, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr r8 │ │ │ │ │ strdeq r1, [sp], r8 @ │ │ │ │ │ @ instruction: 0x012fd738 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ │ - eoreq r2, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r2, r3, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ │ strdle lr, [r0], -r2 │ │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ │ ldrdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r2, r3, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117d8b8 │ │ │ │ │ tsteq r7, r0, lsl #27 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ │ - eoreq r2, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r2, r3, #0, 22 │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ tsteq r7, r8, lsr #17 │ │ │ │ │ andle sp, r0, sp, lsr pc │ │ │ │ │ @ instruction: 0x0117d8b0 │ │ │ │ │ andle r0, r0, r4, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #0, 22 │ │ │ │ │ + eoreq r2, r3, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #17 │ │ │ │ │ @ instruction: 0x0117d8d0 │ │ │ │ │ - eoreq r2, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r2, r3, #72, 22 @ 0x12000 │ │ │ │ │ @ instruction: 0x0117d8d8 │ │ │ │ │ mulle r3, r6, sp │ │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ │ andle r1, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r2, r3, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117d8f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ │ - eoreq r2, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r2, r3, #144, 22 @ 0x24000 │ │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ │ andle r2, r6, r0, lsr #3 │ │ │ │ │ @ instruction: 0x0117d9b8 │ │ │ │ │ andle r0, r0, r2, lsl #10 │ │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r1, r6, r8, ror #29 │ │ │ │ │ @@ -2526275,15 +2526047,15 @@ │ │ │ │ │ tsteq r7, r8, lsr #19 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0117d9b0 │ │ │ │ │ sbceq r6, r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x0117d998 │ │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r2, r3, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r7, r8, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r8, lsl #3 │ │ │ │ │ @ instruction: 0x011cf9f8 │ │ │ │ │ @ instruction: 0x0117d9d8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r8, lsr #8 │ │ │ │ │ @@ -2526301,75 +2526073,75 @@ │ │ │ │ │ @ instruction: 0x0117d9f0 │ │ │ │ │ sbceq r8, r2, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ │ - eoreq r2, r3, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r2, r3, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ │ mulle r8, ip, r0 │ │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ │ andle r1, r0, pc, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r2, r3, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #21 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ - eoreq r2, r3, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r2, r3, #32, 24 @ 0x2000 │ │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ │ @ instruction: 0xd00c2fb4 │ │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ │ andle r0, r0, r9, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r2, r3, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r4, [r6], r8 │ │ │ │ │ tsteq ip, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117dab8 │ │ │ │ │ @ instruction: 0x0117da98 │ │ │ │ │ - eoreq r2, r3, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r2, r3, #104, 24 @ 0x6800 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ @ instruction: 0xd00d57b6 │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ andle r1, r0, pc, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r2, r3, #128, 24 @ 0x8000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ │ @ instruction: 0x0117dad0 │ │ │ │ │ - eoreq r2, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r2, r3, #176, 24 @ 0xb000 │ │ │ │ │ @ instruction: 0x0117dad8 │ │ │ │ │ andle r8, r2, lr, lsr r5 │ │ │ │ │ tsteq r7, r0, ror #21 │ │ │ │ │ @ instruction: 0xd00002be │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r2, r3, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117daf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ │ - eoreq r2, r3, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r2, r3, #248, 24 @ 0xf800 │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ mulle r5, r5, r7 │ │ │ │ │ tsteq r7, r0, lsl fp │ │ │ │ │ andle r0, r0, fp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r2, r3, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl ip │ │ │ │ │ tsteq r7, r0, lsr fp │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ │ @@ -2526385,15 +2526157,15 @@ │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ tsteq r7, r8, ror #22 │ │ │ │ │ smlawteq pc, r0, r6, sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ tsteq r7, r8, ror fp │ │ │ │ │ - eoreq r2, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r2, r3, #64, 26 @ 0x1000 │ │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ │ andle r6, r2, r2, lsl pc │ │ │ │ │ @ instruction: 0x0117db98 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @ instruction: 0x0117db90 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, ip, r8, lsl r5 │ │ │ │ │ @@ -2526425,33 +2526197,33 @@ │ │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ │ andle r0, r0, fp, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r2, r3, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #24 │ │ │ │ │ tsteq r7, r0, lsr ip │ │ │ │ │ - eoreq r2, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r2, r3, #136, 26 @ 0x2200 │ │ │ │ │ tsteq r7, r8, lsr ip │ │ │ │ │ mulle r2, r2, pc @ │ │ │ │ │ tsteq r7, r0, asr #24 │ │ │ │ │ @ instruction: 0xd0000cbb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r2, r3, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117dcb0 │ │ │ │ │ tsteq r7, r0, ror #24 │ │ │ │ │ - eoreq r2, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r2, r3, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x0117dc90 │ │ │ │ │ andle lr, r3, r4, lsr sl │ │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #20 @ │ │ │ │ │ @ instruction: 0x0117dbb0 │ │ │ │ │ @@ -2526459,15 +2526231,15 @@ │ │ │ │ │ tsteq r7, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #20 @ │ │ │ │ │ @ instruction: 0x0117dc98 │ │ │ │ │ andle r3, r0, r1, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r2, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r7, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117dcb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2526575,49 +2526347,49 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r0, #-0] │ │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r7, r0, ror lr │ │ │ │ │ - eoreq r2, r3, #0, 28 │ │ │ │ │ + eoreq r2, r3, #24, 28 @ 0x180 │ │ │ │ │ tsteq r7, r8, lsl #29 │ │ │ │ │ ldrdle r2, [r4], -r4 │ │ │ │ │ tsteq r7, r0, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r8, lsl #2 │ │ │ │ │ @ instruction: 0x011cfad0 │ │ │ │ │ @ instruction: 0x0117de90 │ │ │ │ │ andle r0, r0, r9, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r2, r3, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117ded0 │ │ │ │ │ @ instruction: 0x0117deb0 │ │ │ │ │ - eoreq r2, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r2, r3, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x0117deb8 │ │ │ │ │ @ instruction: 0xd00423b2 │ │ │ │ │ tsteq r7, r8, asr #29 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r2, r3, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117ded8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror pc │ │ │ │ │ tsteq r7, r8, ror #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, lr, r8, lsr #3 │ │ │ │ │ tsteq r7, r0, asr #29 │ │ │ │ │ @ instruction: 0x0117def8 │ │ │ │ │ - eoreq r2, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r2, r3, #168, 28 @ 0xa80 │ │ │ │ │ tsteq r7, r8, asr pc │ │ │ │ │ strhle r8, [r1], -r6 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsl #18 │ │ │ │ │ tsteq ip, r8, ror #21 @ │ │ │ │ │ tsteq r7, r0, ror #25 │ │ │ │ │ @@ -2526637,43 +2526409,43 @@ │ │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ │ andle r0, r0, r6, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r2, r3, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, lsr #28 │ │ │ │ │ tsteq ip, r0, lsl #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0117df90 │ │ │ │ │ - eoreq r2, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r2, r3, #240, 28 @ 0xf00 │ │ │ │ │ @ instruction: 0x0117df98 │ │ │ │ │ andle r8, r1, r1, asr #28 │ │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ │ andle r0, r0, r1, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r2, r3, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117dfb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8 @ │ │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ │ - eoreq r2, r3, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r2, r3, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ andle r9, r1, pc, ror r2 │ │ │ │ │ @ instruction: 0x0117dfd0 │ │ │ │ │ andle r0, r0, r1, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r2, r3, #80, 30 @ 0x140 │ │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl fp @ │ │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ │ smlabbeq pc, r8, ip, r2 @ │ │ │ │ │ @ instruction: 0x0117dff8 │ │ │ │ │ @@ -2526817,15 +2526589,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq pc, r1, r0, lsr #10 │ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, ror #19 │ │ │ │ │ + sbceq r0, r2, r0, lsr sl │ │ │ │ │ teqeq r9, r9, asr #24 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2527003,15 +2526775,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ @ instruction: 0x0123c540 │ │ │ │ │ andeq r4, r0, r3, lsl #16 │ │ │ │ │ muleq r0, sl, r0 │ │ │ │ │ strdeq r0, [r4, -r8]! │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r8, lsr #26 │ │ │ │ │ + adcseq pc, pc, r0, asr sp @ │ │ │ │ │ teqeq sl, r9, asr #17 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq lr, [r3], r0 │ │ │ │ │ teqeq sl, r5 @ │ │ │ │ │ @@ -2527033,15 +2526805,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq pc, r1, r0, lsl #21 │ │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsr r5 │ │ │ │ │ + adcseq r9, sl, r8, lsl #10 │ │ │ │ │ strdeq pc, [r3, -sp]! │ │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2527255,15 +2527027,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq pc, r1, r0, lsr lr @ │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r0, lsr #2 │ │ │ │ │ + adcseq pc, pc, r8, asr #2 │ │ │ │ │ teqeq r9, r9, ror #6 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x0117fa98 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2527712,59 +2527484,59 @@ │ │ │ │ │ tsteq r7, r0, asr r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, asr #32 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r0, lsr r0 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, sl, r0, asr sp │ │ │ │ │ + adcseq r9, sl, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ tsteq r7, r8, asr #32 @ │ │ │ │ │ tsteq r7, r8, lsr #32 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8 │ │ │ │ │ ldrhteq r8, [r5], r8 │ │ │ │ │ tsteq ip, r0, lsr fp @ │ │ │ │ │ tsteq r7, r0, rrx @ │ │ │ │ │ - eoreq r2, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r2, r3, #128, 30 @ 0x200 │ │ │ │ │ tsteq r7, r8, rrx @ │ │ │ │ │ mulle r4, r3, r1 │ │ │ │ │ tsteq r7, r8, ror r0 @ │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r2, r3, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [r7, -r0] @ │ │ │ │ │ @ instruction: 0x0117f098 │ │ │ │ │ - eoreq r2, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r2, r3, #200, 30 @ 0x320 │ │ │ │ │ tsteq r7, r0, lsr #1 @ │ │ │ │ │ andle r6, sp, r2, asr sl │ │ │ │ │ tsteq r7, r8, lsr #1 @ │ │ │ │ │ andle r0, r0, ip, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r2, r3, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #1 @ │ │ │ │ │ tsteq r7, r0, asr #1 @ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r1 @ │ │ │ │ │ ldrsbeq pc, [r7, -r8] @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #22 @ │ │ │ │ │ tsteq r7, r8, lsl #2 @ │ │ │ │ │ - eoreq r3, r3, #8 │ │ │ │ │ + eoreq r3, r3, #32 │ │ │ │ │ ldrsheq pc, [r7, -r8] @ │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ adceq r1, lr, r0, asr pc │ │ │ │ │ @ instruction: 0x012fd760 │ │ │ │ │ tsteq r7, r0, lsl #2 @ │ │ │ │ │ @ instruction: 0x012fd760 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2527778,58 +2527550,58 @@ │ │ │ │ │ tsteq r7, r8, lsr #2 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r2, r8, asr #24 │ │ │ │ │ tsteq r7, r8, ror #1 @ │ │ │ │ │ tsteq r7, r8, lsr r1 @ │ │ │ │ │ andle r0, r0, ip, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #32 │ │ │ │ │ + eoreq r3, r3, #56 @ 0x38 │ │ │ │ │ tsteq r7, r8, asr #2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r8, lsr #21 │ │ │ │ │ tsteq ip, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #3 @ │ │ │ │ │ tsteq r7, r8, ror #2 @ │ │ │ │ │ - eoreq r3, r3, #80 @ 0x50 │ │ │ │ │ + eoreq r3, r3, #104 @ 0x68 │ │ │ │ │ tsteq r7, r0, ror r1 @ │ │ │ │ │ strdle r7, [r1], -r5 │ │ │ │ │ tsteq r7, r8, ror r1 @ │ │ │ │ │ andle r0, r0, r6, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #104 @ 0x68 │ │ │ │ │ + eoreq r3, r3, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsl #3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117f3f8 │ │ │ │ │ @ instruction: 0x0117f198 │ │ │ │ │ - eoreq r3, r3, #152 @ 0x98 │ │ │ │ │ + eoreq r3, r3, #176 @ 0xb0 │ │ │ │ │ tsteq r7, r0, lsr #3 @ │ │ │ │ │ mulle r2, ip, r5 │ │ │ │ │ tsteq r7, r8, lsr #3 @ │ │ │ │ │ andle r0, r0, sl, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq r3, r3, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x0117f1b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r8, r0, lsl #14 │ │ │ │ │ @ instruction: 0x011cfb90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ tsteq r7, r8, ror #31 │ │ │ │ │ sbceq r9, r0, r0, ror r1 │ │ │ │ │ @ instruction: 0x0117f1d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, lsl #5 @ │ │ │ │ │ @ instruction: 0x011cfb90 │ │ │ │ │ tsteq r7, r8, ror #3 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r4, lr, r8, lsl r3 │ │ │ │ │ + adceq r4, lr, r8, ror r3 │ │ │ │ │ tsteq r9, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, lsr #32 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ tsteq r7, r0, asr #4 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -2527882,15 +2527654,15 @@ │ │ │ │ │ tsteq r7, r8, asr #5 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0117f2b0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0117f2d8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r7, r0, asr #5 @ │ │ │ │ │ - adcseq r9, sl, r0, asr sp │ │ │ │ │ + adcseq r9, sl, r0, lsr #27 │ │ │ │ │ tsteq r7, r8, ror #5 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0117f2f0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r7, r0, lsl #6 @ │ │ │ │ │ @ instruction: 0x0117f2f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2527958,47 +2527730,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #8 @ │ │ │ │ │ tsteq r7, r0, lsl r4 @ │ │ │ │ │ - eoreq r3, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq r3, r3, #248 @ 0xf8 │ │ │ │ │ tsteq r7, r8, lsl r4 @ │ │ │ │ │ andle r1, r2, fp, lsl #14 │ │ │ │ │ tsteq r7, r0, lsr #8 @ │ │ │ │ │ andle r0, r0, r5, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq r3, r3, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #8 @ │ │ │ │ │ tsteq r7, r8, lsr r4 @ │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror r4 @ │ │ │ │ │ tsteq r7, r0, asr r4 @ │ │ │ │ │ - eoreq r3, r3, #40, 2 │ │ │ │ │ + eoreq r3, r3, #64, 2 │ │ │ │ │ tsteq r7, r8, ror #8 @ │ │ │ │ │ strdle r1, [r2], -r1 @ │ │ │ │ │ tsteq r7, r0, ror #8 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r4, r8, asr #26 │ │ │ │ │ tsteq r7, r0, lsr r4 @ │ │ │ │ │ tsteq r7, r0, ror r4 @ │ │ │ │ │ andle r0, r0, r9, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #64, 2 │ │ │ │ │ + eoreq r3, r3, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsl #9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #10 @ │ │ │ │ │ @ instruction: 0x0117f490 │ │ │ │ │ - eoreq r3, r3, #112, 2 │ │ │ │ │ + eoreq r3, r3, #136, 2 @ 0x22 │ │ │ │ │ tsteq r7, r8, asr r5 @ │ │ │ │ │ andle r1, r2, pc, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, lsr r7 │ │ │ │ │ tsteq r7, r8, lsr r5 @ │ │ │ │ │ @ instruction: 0x0117f498 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2528044,27 +2527816,27 @@ │ │ │ │ │ tsteq r7, r0, asr r5 @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ @ instruction: 0x0117f4b0 │ │ │ │ │ tsteq r7, r0, ror #10 @ │ │ │ │ │ andle r0, r0, r4, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r3, r3, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #11 @ │ │ │ │ │ tsteq r7, r0, lsl #11 @ │ │ │ │ │ - eoreq r3, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r3, r3, #208, 2 @ 0x34 │ │ │ │ │ tsteq r7, r8, lsl #11 @ │ │ │ │ │ andle r7, r1, ip, lsr r9 │ │ │ │ │ @ instruction: 0x0117f590 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r3, r3, #232, 2 @ 0x3a │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r7, r0, ror #11 @ │ │ │ │ │ @ instruction: 0x0117f598 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x0117f5b8 │ │ │ │ │ @@ -2528086,21 +2527858,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #12 @ │ │ │ │ │ tsteq r7, r0, lsl #12 @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ tsteq r7, r0, lsr #11 @ │ │ │ │ │ tsteq r7, r0, lsl r6 @ │ │ │ │ │ - eoreq r3, r3, #0, 4 │ │ │ │ │ + eoreq r3, r3, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq r7, r8, lsl r6 @ │ │ │ │ │ @ instruction: 0xd00864bc │ │ │ │ │ tsteq r7, r0, lsr #12 @ │ │ │ │ │ andle r0, r0, lr, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r3, r3, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #13 @ │ │ │ │ │ tsteq r7, r0, asr #12 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq fp, [r5], r0 │ │ │ │ │ @@ -2528114,31 +2527886,31 @@ │ │ │ │ │ tsteq r7, r8, ror #12 @ │ │ │ │ │ tsteq r7, r8, asr r6 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror #12 @ │ │ │ │ │ tsteq r7, r0, lsl #13 @ │ │ │ │ │ - eoreq r3, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r3, r3, #96, 4 │ │ │ │ │ @ instruction: 0x0117f698 │ │ │ │ │ andle r2, r6, r3, lsr #13 │ │ │ │ │ @ instruction: 0x0117f690 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ tsteq r7, r0, asr r6 @ │ │ │ │ │ tsteq r7, r0, lsr #13 @ │ │ │ │ │ andle r0, r0, pc, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #96, 4 │ │ │ │ │ + eoreq r3, r3, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117f6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr #14 @ │ │ │ │ │ tsteq r7, r0, asr #13 @ │ │ │ │ │ - eoreq r3, r3, #144, 4 │ │ │ │ │ + eoreq r3, r3, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r7, r8, asr #13 @ │ │ │ │ │ andle r2, r6, r3, lsr sp │ │ │ │ │ tsteq r7, r8, lsr r7 @ │ │ │ │ │ andle r0, r0, lr, asr #9 │ │ │ │ │ tsteq r7, r8, lsr #14 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2528162,25 +2527934,25 @@ │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ tsteq r7, r0, ror #13 @ │ │ │ │ │ tsteq r7, r0, lsr r7 @ │ │ │ │ │ tsteq r7, r8, lsl #14 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq sl, r0, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r3, r3, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117f7d0 │ │ │ │ │ tsteq r7, r8, asr r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, lsr #5 │ │ │ │ │ + adcseq sp, r5, r8, ror #6 │ │ │ │ │ tsteq ip, r0, asr #23 @ │ │ │ │ │ @ instruction: 0x0117f798 │ │ │ │ │ - eoreq r3, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r3, r3, #240, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x0117f790 │ │ │ │ │ tsteq r7, r8, ror #14 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ tsteq r7, r8, lsl #15 @ │ │ │ │ │ @@ -2528193,30 +2527965,30 @@ │ │ │ │ │ mulle r2, ip, r2 │ │ │ │ │ @ instruction: 0x0117f7b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0117f7b0 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ smlatteq sp, r8, r1, ip │ │ │ │ │ tsteq r7, r0, ror r7 @ │ │ │ │ │ - adcseq r6, r6, r8, lsl #25 │ │ │ │ │ + adcseq r6, r6, r8, lsr #24 │ │ │ │ │ tsteq ip, r8, lsl #24 @ │ │ │ │ │ tsteq r7, r8, asr #15 @ │ │ │ │ │ mulle r0, r3, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #240, 4 │ │ │ │ │ + eoreq r3, r3, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #15 @ │ │ │ │ │ tsteq r7, r0, ror #15 @ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, ror #16 @ │ │ │ │ │ tsteq r7, r0, asr #16 @ │ │ │ │ │ - eoreq r3, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r3, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r7, r8, lsr r8 @ │ │ │ │ │ @ instruction: 0x0117f7f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r7, r0, lsr r8 @ │ │ │ │ │ @@ -2528236,21 +2528008,21 @@ │ │ │ │ │ tsteq r7, r0, ror #16 @ │ │ │ │ │ andle r0, r0, r3, asr #6 │ │ │ │ │ tsteq r7, r8, asr r8 @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ smlabbeq sp, r8, r2, ip │ │ │ │ │ tsteq r7, r0, lsl #16 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r3, r3, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0117f8f0 │ │ │ │ │ tsteq r7, r0, lsl #17 @ │ │ │ │ │ - eoreq r3, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r3, r3, #128, 6 │ │ │ │ │ @ instruction: 0x0117f898 │ │ │ │ │ andle r4, r6, pc, asr r1 │ │ │ │ │ @ instruction: 0x0117f890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r8, sl, r8, r2 │ │ │ │ │ tsteq ip, r0, asr ip @ │ │ │ │ │ tsteq r7, r8, ror #17 @ │ │ │ │ │ @@ -2528270,15 +2528042,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr #17 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117f8b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #128, 6 │ │ │ │ │ + eoreq r3, r3, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, lsr #18 @ │ │ │ │ │ tsteq r7, r0, lsl r9 @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x0117d890 │ │ │ │ │ @ instruction: 0x0117e7b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2528288,27 +2528060,27 @@ │ │ │ │ │ tsteq r7, r0, lsl #18 @ │ │ │ │ │ @ instruction: 0x0117e7d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r0, asr r9 @ │ │ │ │ │ tsteq r7, r8, lsr r9 @ │ │ │ │ │ - eoreq r3, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r3, r3, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r7, r0, asr #18 @ │ │ │ │ │ andle r6, r6, r1, lsr #2 │ │ │ │ │ tsteq r7, r8, asr #18 @ │ │ │ │ │ ldrdle r0, [r0], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r3, r3, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r7, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ │ tsteq r7, r8, ror sl @ │ │ │ │ │ - eoreq r3, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r3, r3, #16, 8 @ 0x10000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r7, r0, ror sl @ │ │ │ │ │ tsteq r7, r8, ror #18 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r7, r8, lsr #20 @ │ │ │ │ │ @@ -2528390,15 +2528162,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ │ strhteq r8, [lr], r8 │ │ │ │ │ tsteq ip, r8, ror #24 @ │ │ │ │ │ tsteq r7, r8, asr #21 @ │ │ │ │ │ andle r0, r0, fp, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r3, r3, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq r7, r8, ror #27 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r0, ror #21 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlaleq r3, lr, r8, sl │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2528727,211 +2528499,211 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ eoreq r4, r0, ip, lsl #23 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r8, lsl #28 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r0, ror #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, lsl r5 │ │ │ │ │ + ldccc 1, cr1, [lr, #640]! @ 0x280 │ │ │ │ │ tsteq sl, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, asr lr │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r8, ror #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r8, asr #10 │ │ │ │ │ + ldccc 1, cr1, [lr, #880]! @ 0x370 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, ror #28 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r8, ror #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, lsl #11 │ │ │ │ │ + ldccc 2, cr1, [lr, #112]! @ 0x70 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, ror #28 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r8, lsl #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, asr #11 │ │ │ │ │ + ldccc 2, cr1, [lr, #368]! @ 0x170 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #1 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, ror #29 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r0, ror #24 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, lsl #12 │ │ │ │ │ + ldccc 2, cr1, [lr, #608]! @ 0x260 │ │ │ │ │ adcseq r9, r4, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, ror #29 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, lsr lr │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, asr #12 │ │ │ │ │ + ldccc 2, cr1, [lr, #864]! @ 0x360 │ │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #1 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r0, asr #30 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, lsr lr │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, lsl #13 │ │ │ │ │ + ldccc 2, cr1, [lr, #976]! @ 0x3d0 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #2 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r0, asr #30 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r0, asr lr │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi fp, [r8], #108 @ 0x6c │ │ │ │ │ + ldccc 3, cr1, [lr, #80]! @ 0x50 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, lsl #31 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r0, asr lr │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi fp, [r8], #104 @ 0x68 │ │ │ │ │ + ldccc 3, cr1, [lr, #240]! @ 0xf0 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011cbf90 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, lsl #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, lsr r7 │ │ │ │ │ + ldccc 3, cr1, [lr, #400]! @ 0x190 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011cbf90 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r0, ror #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi fp, r8, r4, ror r7 │ │ │ │ │ + ldccc 3, cr1, [lr, #624]! @ 0x270 │ │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #3 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, ror #2 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r8, ror #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi fp, [r8], #116 @ 0x74 │ │ │ │ │ + ldccc 3, cr1, [lr, #864]! @ 0x360 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #3 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, ror r1 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r8, ror #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi fp, [r8], #112 @ 0x70 │ │ │ │ │ + ldccc 4, cr1, [lr, #96]! @ 0x60 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r0, asr #4 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r0, asr #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, lsr r8 │ │ │ │ │ + ldccc 4, cr1, [lr, #352]! @ 0x160 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r8, asr #4 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r8, asr #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, asr #16 │ │ │ │ │ + ldccc 4, cr1, [lr, #592]! @ 0x250 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r8, asr r2 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + @ instruction: 0x011cbf90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, ror #16 │ │ │ │ │ + ldccc 4, cr1, [lr, #848]! @ 0x350 │ │ │ │ │ adcseq r9, r4, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r8, asr r2 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011cbf98 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi fp, r8, r4, r8 │ │ │ │ │ + ldccc 5, cr1, [lr, #64]! @ 0x40 │ │ │ │ │ @ instruction: 0x011aebf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - @ instruction: 0x011cd290 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011cbf98 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi fp, [r8], #140 @ 0x8c │ │ │ │ │ + ldccc 5, cr1, [lr, #320]! @ 0x140 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, lsr #7 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r8, asr #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi fp, [r8], #132 @ 0x84 │ │ │ │ │ + ldccc 5, cr1, [lr, #576]! @ 0x240 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, lsr #7 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + @ instruction: 0x011cbfd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, lsr r9 │ │ │ │ │ + ldccc 5, cr1, [lr, #816]! @ 0x330 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #5 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, lsr #7 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, lsr #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, ror r9 │ │ │ │ │ + ldccc 6, cr1, [lr, #48]! @ 0x30 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #5 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsl r4 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, lsr #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - strhmi fp, [r8], #144 @ 0x90 │ │ │ │ │ + ldccc 6, cr1, [lr, #160]! @ 0xa0 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, lsl r4 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r8, ror #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ │ - sbcmi fp, r8, ip, ror #19 │ │ │ │ │ + ldccc 6, cr1, [lr, #288]! @ 0x120 │ │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r8, asr #8 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r8, ror #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ - sbcmi fp, r8, ip, lsr #20 │ │ │ │ │ + ldccc 6, cr1, [lr, #448]! @ 0x1c0 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r8, asr #8 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, lsl r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ - sbcmi fp, r8, r8, ror #20 │ │ │ │ │ + ldccc 6, cr1, [lr, #608]! @ 0x260 │ │ │ │ │ @ instruction: 0x011b1db8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r1, sp, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2529040,66 +2528812,66 @@ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r8, ip, lsl #3 │ │ │ │ │ @ instruction: 0x01181bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011cd490 │ │ │ │ │ + tsteq ip, r0, asr r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011b1ed8 │ │ │ │ │ - sbcmi fp, r8, r4, lsr #21 │ │ │ │ │ + ldccc 6, cr1, [lr, #832]! @ 0x340 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [r3], #29 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #21 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ cmpeq pc, ip, lsr #24 │ │ │ │ │ @ instruction: 0x0119c8f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011cd498 │ │ │ │ │ + tsteq ip, r8, asr r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011b1ed8 │ │ │ │ │ - sbcmi fp, r8, r0, ror #21 │ │ │ │ │ + ldccc 7, cr1, [lr, #48]! @ 0x30 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011cd498 │ │ │ │ │ + tsteq ip, r8, asr r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ - sbcmi fp, r8, r0, lsr #22 │ │ │ │ │ + ldccc 7, cr1, [lr, #304]! @ 0x130 │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #11 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011cd4d0 │ │ │ │ │ + @ instruction: 0x011cd298 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, ror #22 │ │ │ │ │ + ldccc 7, cr1, [lr, #560]! @ 0x230 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #11 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011cd4f0 │ │ │ │ │ + tsteq ip, r8, asr #5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - smullmi fp, r8, ip, fp │ │ │ │ │ + ldccc 7, cr1, [lr, #800]! @ 0x320 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - @ instruction: 0x011cd5b0 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + @ instruction: 0x011cd3f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011b1ed8 │ │ │ │ │ - ldrdmi fp, [r8], #188 @ 0xbc │ │ │ │ │ + ldccc 8, cr1, [lr, #32]! │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq sp, r5, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2529375,123 +2529147,123 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ │ smulleq fp, r8, ip, r2 │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - @ instruction: 0x011cd5b8 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + @ instruction: 0x011cd3f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011b1ed8 │ │ │ │ │ - strdmi fp, [r8], #184 @ 0xb8 │ │ │ │ │ + ldccc 8, cr1, [lr, #272]! @ 0x110 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r8, asr #11 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r8, lsl r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r8, lsl ip │ │ │ │ │ + ldccc 8, cr1, [lr, #512]! @ 0x200 │ │ │ │ │ @ instruction: 0x011d3ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r8, asr #11 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r0, lsr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, asr #24 │ │ │ │ │ + ldccc 8, cr1, [lr, #752]! @ 0x2f0 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #21 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r0, lsl #12 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r0, lsr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r8, ror #24 │ │ │ │ │ + ldccc 8, cr1, [lr, #1008]! @ 0x3f0 │ │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #21 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, lsr r6 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r0, asr r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x3dbe193c │ │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #21 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, lsr r6 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r0, ror #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi fp, [r8], #204 @ 0xcc │ │ │ │ │ + @ instruction: 0x3dbe1978 │ │ │ │ │ adcseq ip, fp, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #22 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, lsr r6 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r8, lsr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, lsl sp │ │ │ │ │ + @ instruction: 0x3dbe19b8 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, ror #12 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r0, lsr r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, asr sp │ │ │ │ │ + @ instruction: 0x3dbe19d4 │ │ │ │ │ @ instruction: 0x011d91b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, ror r6 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r0, asr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi fp, r8, r8, sp │ │ │ │ │ + @ instruction: 0x3dbe19f4 │ │ │ │ │ @ instruction: 0x011d91b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #22 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r8, lsr #13 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r0, asr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi fp, [r8], #216 @ 0xd8 │ │ │ │ │ + @ instruction: 0x3dbe1a1c │ │ │ │ │ @ instruction: 0x011d91b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r8, lsr #13 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, lsr #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, lsl lr │ │ │ │ │ + @ instruction: 0x3dbe1a44 │ │ │ │ │ @ instruction: 0x011d91b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, ror #13 │ │ │ │ │ + @ instruction: 0x011cd5d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi fp, r8, r0, asr lr │ │ │ │ │ + @ instruction: 0x3dbe1a7c │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, lsl r7 │ │ │ │ │ + @ instruction: 0x011cd5d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, lsl #29 │ │ │ │ │ + @ instruction: 0x3dbe1ab8 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #27 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, lsl r7 │ │ │ │ │ + @ instruction: 0x011cd5d8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, asr #29 │ │ │ │ │ + @ instruction: 0x3dbe1af8 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012f1805 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2529600,154 +2529372,154 @@ │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ sbcseq r4, r8, r4, asr #3 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #27 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, lsl #22 │ │ │ │ │ + tsteq ip, r0, lsr #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, lsl #30 │ │ │ │ │ + @ instruction: 0x3dbe1b38 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #27 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, lsl fp │ │ │ │ │ + tsteq ip, r8, lsr #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r8, asr #30 │ │ │ │ │ + @ instruction: 0x3dbe1b74 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r8, ror sp │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq ip, r0, ror #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r8, lsl #31 │ │ │ │ │ + @ instruction: 0x3dbe1bb4 │ │ │ │ │ adcseq ip, fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r0, lsl #27 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq ip, r0, ror #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, lsr #31 │ │ │ │ │ + @ instruction: 0x3dbe1bf0 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - @ instruction: 0x011cdd90 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + @ instruction: 0x011cd698 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, r4, asr #31 │ │ │ │ │ + ldccc 12, cr1, [lr, #176]! @ 0xb0 │ │ │ │ │ @ instruction: 0x011d9698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - @ instruction: 0x011cdd90 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r0, lsr #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi fp, r8, ip, ror #31 │ │ │ │ │ + ldccc 12, cr1, [lr, #416]! @ 0x1a0 │ │ │ │ │ @ instruction: 0x011d9698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #29 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - @ instruction: 0x011cddd8 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r0, lsr #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r4, lsl r0 │ │ │ │ │ + ldccc 12, cr1, [lr, #672]! @ 0x2a0 │ │ │ │ │ @ instruction: 0x011d9698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, lsl #28 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011cd6d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, ip, asr #32 │ │ │ │ │ + ldccc 12, cr1, [lr, #928]! @ 0x3a0 │ │ │ │ │ @ instruction: 0x011d9698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #29 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsl lr │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r0, lsr r7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi ip, r8, r8, lsl #1 │ │ │ │ │ + ldccc 13, cr1, [lr, #144]! @ 0x90 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #29 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsl lr │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, lsl sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ │ - sbcmi ip, r8, r8, asr #1 │ │ │ │ │ + ldccc 13, cr1, [lr, #400]! @ 0x190 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, ror #28 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, asr sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ │ - sbcmi ip, r8, r8, lsl #2 │ │ │ │ │ + ldccc 13, cr1, [lr, #512]! @ 0x200 │ │ │ │ │ tsteq sp, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #30 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, ror lr │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r8, ror #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ - sbcmi ip, r8, r4, asr #2 │ │ │ │ │ + ldccc 13, cr1, [lr, #640]! @ 0x280 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r0, lsl #30 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r8, ror #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ - sbcmi ip, r8, r4, lsl #3 │ │ │ │ │ + ldccc 13, cr1, [lr, #800]! @ 0x320 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r0, lsl #30 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, lsl #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ - sbcmi ip, r8, r0, asr #3 │ │ │ │ │ + ldccc 13, cr1, [lr, #960]! @ 0x3c0 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, ror #30 │ │ │ │ │ + @ instruction: 0x011cddd8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ - strdmi ip, [r8], #28 │ │ │ │ │ + ldccc 14, cr1, [lr, #160]! @ 0xa0 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, ror pc │ │ │ │ │ + tsteq ip, r0, ror #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ │ - sbcmi ip, r8, r8, lsr r2 │ │ │ │ │ + ldccc 14, cr1, [lr, #400]! @ 0x190 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, ror pc │ │ │ │ │ + tsteq ip, r0, ror #27 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ │ - sbcmi ip, r8, r8, ror r2 │ │ │ │ │ + ldccc 14, cr1, [lr, #656]! @ 0x290 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, asr #31 │ │ │ │ │ + tsteq ip, r0, lsl lr │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, lsr #5 │ │ │ │ │ - strhmi ip, [r8], #40 @ 0x28 │ │ │ │ │ + ldccc 14, cr1, [lr, #912]! @ 0x390 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2529991,15 +2529763,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq pc, [pc], r0 @ │ │ │ │ │ ldrheq r9, [r2], #209 @ 0xd1 │ │ │ │ │ @ instruction: 0x011812f0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r0, lsr #7 │ │ │ │ │ + adcseq pc, pc, r8, asr #7 │ │ │ │ │ sbcseq r9, r2, sp, asr lr │ │ │ │ │ @ instruction: 0x011812f0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r1, r0, lsr #22 │ │ │ │ │ sbcseq r9, r2, r5, ror #19 │ │ │ │ │ @@ -2530009,21 +2529781,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq r8, [pc], r8 │ │ │ │ │ sbcseq r9, r2, r9, lsl r4 │ │ │ │ │ @ instruction: 0x011812f0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r1, [r0], #80 @ 0x50 │ │ │ │ │ + sbceq r1, r0, r0, lsr #12 │ │ │ │ │ sbcseq r9, r2, r5, ror r3 │ │ │ │ │ @ instruction: 0x011812f0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq r9, [pc], r8 │ │ │ │ │ + adcseq r9, pc, r0, lsr #22 │ │ │ │ │ sbcseq r9, r2, sp, asr r2 │ │ │ │ │ @ instruction: 0x011812f0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, ror #24 │ │ │ │ │ sbcseq r9, r2, r9, lsr r1 │ │ │ │ │ @@ -2531305,27 +2531077,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01182890 │ │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ tsteq r8, r8, asr #14 │ │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ │ - eoreq r3, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r3, r3, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq r8, r0, lsl #17 │ │ │ │ │ strdle r5, [r6], -sp │ │ │ │ │ tsteq r8, r8, lsl #17 │ │ │ │ │ andle r0, r0, r9, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r3, r3, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01182898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ │ tsteq r8, r8, lsr #17 │ │ │ │ │ - eoreq r3, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r3, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ @ instruction: 0x011829f8 │ │ │ │ │ andle r5, r6, r7, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x011829f0 │ │ │ │ │ @ instruction: 0x011828b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2531405,15 +2531177,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #17 │ │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ │ @ instruction: 0xd00008b5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r3, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ smlabteq sp, r8, r6, ip │ │ │ │ │ @ instruction: 0x011828b8 │ │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, lr, r8, asr #18 │ │ │ │ │ @@ -2531423,15 +2531195,15 @@ │ │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ │ @ instruction: 0x011cfc98 │ │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, asr sl │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2531989,49 +2531761,49 @@ │ │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, lsr #6 │ │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ tsteq r8, r0, asr #6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #7 │ │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ │ - eoreq r3, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r3, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq r8, r0, ror r3 │ │ │ │ │ andle r6, r8, fp, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ tsteq r8, r8, ror r3 │ │ │ │ │ andle r0, r0, lr, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r3, r3, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #7 │ │ │ │ │ @ instruction: 0x01183398 │ │ │ │ │ - eoreq r3, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r3, r3, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq r8, r0, lsr #7 │ │ │ │ │ @ instruction: 0xd0017fb6 │ │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r3, r3, #72, 10 @ 0x12000000 │ │ │ │ │ @ instruction: 0x011833b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq lr, sp, r0, sp │ │ │ │ │ @ instruction: 0x011cfcb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011833f8 │ │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ │ @@ -2532049,35 +2531821,35 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r4 │ │ │ │ │ tsteq r8, r8, lsl #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq r0, [r2], r8 │ │ │ │ │ tsteq r8, r0, ror #7 │ │ │ │ │ tsteq r8, r8, lsl r4 │ │ │ │ │ - eoreq r3, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r3, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ │ andle r3, r3, r7, asr #20 │ │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ │ strhle r0, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r3, r3, #144, 10 @ 0x24000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #9 │ │ │ │ │ tsteq r8, r0, asr r4 │ │ │ │ │ - eoreq r3, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r3, r3, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ │ andle fp, r3, r2, asr #9 │ │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ │ andle r0, r0, sp, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r3, r3, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq r8, r0, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, ror r4 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ @ instruction: 0x01186eb8 │ │ │ │ │ @@ -2532087,25 +2531859,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011834f0 │ │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01188998 │ │ │ │ │ @ instruction: 0x011cfcf8 │ │ │ │ │ @ instruction: 0x011834b0 │ │ │ │ │ - eoreq r3, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r3, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r8, r8, asr #9 │ │ │ │ │ andle r3, r3, pc, lsr #28 │ │ │ │ │ tsteq r8, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ tsteq ip, r0, lsl sp @ │ │ │ │ │ @ instruction: 0x011834d0 │ │ │ │ │ mulle r0, r7, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r3, r3, #32, 12 @ 0x2000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011853f0 │ │ │ │ │ tsteq ip, r8, lsr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2532126,40 +2531898,40 @@ │ │ │ │ │ tsteq r7, r8, ror #3 │ │ │ │ │ adcseq r0, r5, r0, lsr r3 │ │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr r5 │ │ │ │ │ - adcseq r0, r5, r0, lsl #27 │ │ │ │ │ + adcseq r0, r5, r0, asr #27 │ │ │ │ │ @ instruction: 0x011834d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r1, r8, lsr #20 │ │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ │ tsteq ip, r0, asr #26 @ │ │ │ │ │ tsteq r8, r0, lsl #11 │ │ │ │ │ - eoreq r3, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r3, r3, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq r8, r0, lsr #11 │ │ │ │ │ andle r6, r5, r4, asr #13 │ │ │ │ │ @ instruction: 0x01183598 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r8, r0, lsr #29 │ │ │ │ │ tsteq ip, r8, asr sp @ │ │ │ │ │ tsteq r8, r8, lsr #11 │ │ │ │ │ strdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r3, r3, #104, 12 @ 0x6800000 │ │ │ │ │ @ instruction: 0x011835b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0117d190 │ │ │ │ │ tsteq ip, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2532167,15 +2531939,15 @@ │ │ │ │ │ tsteq r8, r0, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsl #12 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ @ instruction: 0x01183590 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r3, r8, ror #13 │ │ │ │ │ + sbceq r1, r3, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011835f8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ │ ldrsbteq r1, [r0], r8 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2532215,15 +2531987,15 @@ │ │ │ │ │ @ instruction: 0x01183698 │ │ │ │ │ sbceq r7, r0, r0, ror r6 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ │ tsteq ip, r8, lsl #27 @ │ │ │ │ │ @ instruction: 0x011836b0 │ │ │ │ │ - eoreq r3, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r3, r3, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq r8, r8, lsl r7 │ │ │ │ │ @ instruction: 0xd00c77b0 │ │ │ │ │ tsteq r8, r0, asr #13 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r0, lsl #5 │ │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ │ @ instruction: 0x011836d8 │ │ │ │ │ @@ -2532245,67 +2532017,67 @@ │ │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ │ andle r0, r0, r9, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r3, r3, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strhteq r2, [pc], r8 │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ │ - eoreq r3, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r3, r3, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r8, r0, ror #14 │ │ │ │ │ @ instruction: 0xd00e53bc │ │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ │ andle r0, r0, lr, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r3, r3, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #15 │ │ │ │ │ tsteq r8, r8, lsl #15 │ │ │ │ │ - eoreq r3, r3, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r3, r3, #40, 14 @ 0xa00000 │ │ │ │ │ @ instruction: 0x01183790 │ │ │ │ │ strhle sl, [r6], -r9 │ │ │ │ │ @ instruction: 0x011837b8 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ tsteq r8, r0, lsr #15 │ │ │ │ │ tsteq r8, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r8, lsr #31 │ │ │ │ │ @ instruction: 0x011837b0 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ smlatteq sp, r0, r1, r4 │ │ │ │ │ @ instruction: 0x01183798 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r3, r3, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ │ tsteq r8, r0, ror #15 │ │ │ │ │ - eoreq r3, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r3, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl #1 │ │ │ │ │ tsteq r8, r8, ror #15 │ │ │ │ │ andle fp, r1, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011837f0 │ │ │ │ │ andle r0, r0, pc, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r3, r3, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r4, [r6], r8 │ │ │ │ │ @ instruction: 0x011cfdd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2532413,39 +2532185,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01404490 │ │ │ │ │ @ instruction: 0x011839b8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ │ - eoreq r3, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r3, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x011839d0 │ │ │ │ │ andle r7, ip, r6, lsr #17 │ │ │ │ │ @ instruction: 0x011839d8 │ │ │ │ │ strdle r0, [r0], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r3, r3, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ │ - eoreq r3, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r3, r3, #0, 16 │ │ │ │ │ tsteq r8, r8, lsl #20 │ │ │ │ │ andle r8, ip, fp, lsl #2 │ │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ │ andle r0, r0, sl, lsl #2 │ │ │ │ │ tsteq r8, r8, lsl sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r1, [r2], r0 │ │ │ │ │ @ instruction: 0x011839f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #0, 16 │ │ │ │ │ + eoreq r3, r3, #24, 16 @ 0x180000 │ │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r8, asr #12 │ │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ │ @@ -2532645,35 +2532417,35 @@ │ │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq r4, [r5], r0 │ │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ - eoreq r3, r3, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r3, r3, #72, 16 @ 0x480000 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ andle sl, r4, sl, ror r4 │ │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ │ andle r0, r0, ip, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r3, r3, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01183d90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01183db8 │ │ │ │ │ tsteq r8, r0, lsr #27 │ │ │ │ │ - eoreq r3, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r3, r3, #144, 16 @ 0x900000 │ │ │ │ │ tsteq r8, r8, lsr #27 │ │ │ │ │ andle r3, r2, r0, lsr #9 │ │ │ │ │ @ instruction: 0x01183db0 │ │ │ │ │ andle r0, r0, sp, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r3, r3, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01183e98 │ │ │ │ │ @ instruction: 0x01183dd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2532683,15 +2532455,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01183df0 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ smlatbeq sp, r8, r4, ip │ │ │ │ │ @ instruction: 0x01183dd8 │ │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ │ - eoreq r3, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r3, r3, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r8, r8, lsl #29 │ │ │ │ │ andle r0, pc, sp, lsl #29 │ │ │ │ │ tsteq r8, r0, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ │ tsteq ip, r0, lsr lr @ │ │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ │ @@ -2532707,99 +2532479,99 @@ │ │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ │ sbceq r7, r1, r8, ror #13 │ │ │ │ │ tsteq r8, r8, asr lr │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ - strheq r7, [r1], #112 @ 0x70 │ │ │ │ │ + sbceq r7, r1, r8, lsl #15 │ │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ │ sbceq r7, r0, r8, lsl r4 │ │ │ │ │ tsteq r8, r0, lsl #29 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, lsl r4 │ │ │ │ │ @ instruction: 0x01183e90 │ │ │ │ │ andle r0, r0, lr, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r3, r3, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #29 │ │ │ │ │ @ instruction: 0x01183eb0 │ │ │ │ │ - eoreq r3, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r3, r3, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x01183eb8 │ │ │ │ │ mulle pc, r0, r2 @ │ │ │ │ │ tsteq r8, r0, asr #29 │ │ │ │ │ @ instruction: 0xd00002bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r3, r3, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01183ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ │ tsteq r8, r0, ror #29 │ │ │ │ │ - eoreq r3, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r3, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq r8, r8, ror #29 │ │ │ │ │ mulle r5, r5, r8 │ │ │ │ │ tsteq r8, r0, lsl #30 │ │ │ │ │ andle r0, r0, fp, ror r6 │ │ │ │ │ @ instruction: 0x01183ef8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r3, r3, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr pc │ │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq ip, ip, r0, asr #15 │ │ │ │ │ @ instruction: 0x01183ef0 │ │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ │ - eoreq r3, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r3, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ andle r3, r7, r5, ror #8 │ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ │ andle r0, r0, r6, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r3, r3, #200, 18 @ 0x320000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01183f98 │ │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq ip, [ip], r0 @ │ │ │ │ │ tsteq ip, r8, asr #28 @ │ │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ │ - eoreq r3, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r3, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ │ andle pc, r6, r1, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x01183f90 │ │ │ │ │ andle r0, r0, r6, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r3, r3, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01183ff0 │ │ │ │ │ @ instruction: 0x01183fb0 │ │ │ │ │ - eoreq r3, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r3, r3, #64, 20 @ 0x40000 │ │ │ │ │ @ instruction: 0x01183fd0 │ │ │ │ │ andle r2, r8, r3, lsl #4 │ │ │ │ │ tsteq r9, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2532807,43 +2532579,43 @@ │ │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ │ andle r0, r0, r3, ror #28 │ │ │ │ │ tsteq r8, r0, asr #31 │ │ │ │ │ tsteq r6, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r3, r3, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl r0 │ │ │ │ │ tsteq r8, r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ sbcseq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ - eoreq r3, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r3, r3, #136, 20 @ 0x88000 │ │ │ │ │ tsteq r8, r8, lsr r0 │ │ │ │ │ mulle sl, sp, r6 │ │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strhteq r2, [ip], r8 │ │ │ │ │ @ instruction: 0x01183ff8 │ │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ │ strhle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r3, r3, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #1 │ │ │ │ │ tsteq r8, r0, rrx │ │ │ │ │ - eoreq r3, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r3, r3, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r8, r8, ror r0 │ │ │ │ │ andle r6, r3, r6, lsl r3 │ │ │ │ │ tsteq r8, r0, ror r0 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r8, r0, lsr #1 │ │ │ │ │ @@ -2532853,27 +2532625,27 @@ │ │ │ │ │ @ instruction: 0x01184090 │ │ │ │ │ tsteq r8, r0, lsl #1 │ │ │ │ │ @ instruction: 0x01184098 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r3, r3, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [r8, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #2 │ │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ │ - eoreq r3, r3, #0, 22 │ │ │ │ │ + eoreq r3, r3, #24, 22 @ 0x6000 │ │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ │ ldrdle lr, [r0], -fp │ │ │ │ │ ldrsbeq r4, [r8, -r0] │ │ │ │ │ andle r0, r0, r1, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r3, r3, #48, 22 @ 0xc000 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ tsteq r8, r8, ror #1 │ │ │ │ │ adcseq r1, r4, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r8, lsl r9 │ │ │ │ │ ldrsheq r4, [r8, -r8] │ │ │ │ │ @@ -2532881,47 +2532653,47 @@ │ │ │ │ │ tsteq r4, r8, lsl #8 │ │ │ │ │ ldrsbeq r4, [r8, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ │ - eoreq r3, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r3, r3, #96, 22 @ 0x18000 │ │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ │ andle r7, r1, r4, asr #22 │ │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [r1], r8 │ │ │ │ │ tsteq ip, r0, ror #28 @ │ │ │ │ │ tsteq r8, r8, lsr r1 │ │ │ │ │ andle r0, r0, ip, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r3, r3, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #3 │ │ │ │ │ tsteq r8, r8, asr r1 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ │ - eoreq r3, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r3, r3, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ │ andle lr, r0, r9, ror #15 │ │ │ │ │ tsteq r8, r8, ror r1 │ │ │ │ │ andle r0, r0, sp, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r3, r3, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #4 │ │ │ │ │ @ instruction: 0x01184198 │ │ │ │ │ - eoreq r3, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r3, r3, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ │ andle fp, r0, r6, lsr #1 │ │ │ │ │ tsteq r8, r8, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, ror lr @ │ │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ │ @@ -2532943,103 +2532715,103 @@ │ │ │ │ │ @ instruction: 0x011841d8 │ │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011602f0 │ │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ │ strhle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r3, r3, #8, 24 @ 0x800 │ │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #4 │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ - eoreq r3, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r3, r3, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r8, r0, asr #4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r8, ip, r8, lsl lr │ │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ │ andle fp, r6, sl, asr #5 │ │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ │ ldrdle r0, [r0], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r3, r3, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #5 │ │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ │ - eoreq r3, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r3, r3, #128, 24 @ 0x8000 │ │ │ │ │ @ instruction: 0x01184290 │ │ │ │ │ andle r5, lr, pc, lsr #20 │ │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x01184298 │ │ │ │ │ andle r0, r0, fp, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r3, r3, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011842d0 │ │ │ │ │ @ instruction: 0x011842b8 │ │ │ │ │ - eoreq r3, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r3, r3, #200, 24 @ 0xc800 │ │ │ │ │ tsteq r8, r0, asr #5 │ │ │ │ │ andle r6, lr, r9, ror #14 │ │ │ │ │ tsteq r8, r8, asr #5 │ │ │ │ │ andle r0, r0, lr, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r3, r3, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011842d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011cfe90 │ │ │ │ │ @ instruction: 0x011842f8 │ │ │ │ │ - eoreq r3, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r3, r3, #16, 26 @ 0x400 │ │ │ │ │ tsteq r8, r0, lsl #6 │ │ │ │ │ @ instruction: 0xd00e66b3 │ │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ │ andle r0, r0, r5, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r3, r3, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #6 │ │ │ │ │ tsteq r8, r8, lsr #6 │ │ │ │ │ - eoreq r3, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r3, r3, #88, 26 @ 0x1600 │ │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ │ andle r7, r1, r5, lsl #26 │ │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ │ andle r0, r0, r4, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r3, r3, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ │ - eoreq r3, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r3, r3, #160, 26 @ 0x2800 │ │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ │ andle r8, fp, r6, lsr r4 │ │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ │ andle r0, r0, r4, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r3, r3, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r8, r8, ror r3 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r7, ip, r8, lsl sl │ │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ │ adceq r8, sp, r8, lsr fp │ │ │ │ │ @ instruction: 0x012fd7b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2533083,15 +2532855,15 @@ │ │ │ │ │ tsteq r8, r0, lsl #8 │ │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011844b8 │ │ │ │ │ tsteq r8, r8, lsl #9 │ │ │ │ │ - eoreq r3, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r3, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r8, r0, asr r4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ adcseq r2, r1, r0, ror #10 │ │ │ │ │ tsteq r8, r8, lsl #8 │ │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ │ @@ -2533107,15 +2532879,15 @@ │ │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ │ adcseq r1, r4, r8, lsr #6 │ │ │ │ │ @ instruction: 0x01184490 │ │ │ │ │ andle r8, r0, r2, asr ip │ │ │ │ │ @ instruction: 0x01184498 │ │ │ │ │ andle r0, r0, r3, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r3, r3, #0, 28 │ │ │ │ │ tsteq r8, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, sl, r8, lsr pc │ │ │ │ │ tsteq ip, r0, asr #29 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2533123,79 +2532895,79 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011844f8 │ │ │ │ │ @ instruction: 0x011844d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r8, lsr #15 │ │ │ │ │ @ instruction: 0x011cfed8 │ │ │ │ │ tsteq r8, r0, ror #9 │ │ │ │ │ - eoreq r3, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r3, r3, #48, 28 @ 0x300 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ strdle r0, [r1], -ip │ │ │ │ │ @ instruction: 0x011844f0 │ │ │ │ │ andle r0, r0, r5, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r3, r3, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ │ - eoreq r3, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r3, r3, #120, 28 @ 0x780 │ │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ │ strdle r7, [r2], -sl │ │ │ │ │ tsteq ip, r8, asr #30 │ │ │ │ │ @ instruction: 0x012fd800 │ │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ │ andle r0, r0, sl, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r3, r3, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ - eoreq r3, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r3, r3, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ │ andle r0, r3, r6, asr #27 │ │ │ │ │ adcseq ip, r0, r0, lsl r2 │ │ │ │ │ @ instruction: 0x012fd828 │ │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ │ andle r0, r0, ip, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r3, r3, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01184598 │ │ │ │ │ tsteq r8, r0, lsl #11 │ │ │ │ │ - eoreq r3, r3, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r3, r3, #8, 30 │ │ │ │ │ tsteq r8, r8, lsl #11 │ │ │ │ │ andle sl, r3, ip, lsl #27 │ │ │ │ │ @ instruction: 0x01184590 │ │ │ │ │ andle r0, r0, r0, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #8, 30 │ │ │ │ │ + eoreq r3, r3, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ │ @ instruction: 0x011845b0 │ │ │ │ │ - eoreq r3, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r3, r3, #80, 30 @ 0x140 │ │ │ │ │ @ instruction: 0x011845b8 │ │ │ │ │ andle sl, r3, r1, lsr #31 │ │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ │ @ instruction: 0xd00002be │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r3, r3, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011845d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ │ - eoreq r3, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r3, r3, #152, 30 @ 0x260 │ │ │ │ │ tsteq r8, r0, lsl #14 │ │ │ │ │ ldrdle r3, [r7], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2533263,15 +2533035,15 @@ │ │ │ │ │ @ instruction: 0x011846f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011cfef0 │ │ │ │ │ tsteq r8, r8, lsl #14 │ │ │ │ │ mulle r0, ip, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r3, r3, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq r8, r8, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr #12 │ │ │ │ │ tsteq ip, r8, lsl #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2533295,59 +2533067,59 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ @ instruction: 0x01184790 │ │ │ │ │ - eoreq r3, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r3, r3, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x01184798 │ │ │ │ │ andle r3, r1, r9, asr sp │ │ │ │ │ tsteq r8, r0, lsr #15 │ │ │ │ │ andle r0, r0, r1, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r3, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r4, r3, #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011847b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011847f8 │ │ │ │ │ tsteq r8, r8, asr #15 │ │ │ │ │ - eoreq r4, r3, #32 │ │ │ │ │ + eoreq r4, r3, #56 @ 0x38 │ │ │ │ │ @ instruction: 0x011847d0 │ │ │ │ │ andle fp, r3, r4, ror r2 │ │ │ │ │ @ instruction: 0x011847d8 │ │ │ │ │ andle r0, r0, r1, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #56 @ 0x38 │ │ │ │ │ + eoreq r4, r3, #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x011847f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq pc, [r4], r0 @ │ │ │ │ │ tsteq ip, r0, lsr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #16 │ │ │ │ │ tsteq r8, r0, lsl r8 │ │ │ │ │ - eoreq r4, r3, #104 @ 0x68 │ │ │ │ │ + eoreq r4, r3, #128 @ 0x80 │ │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ │ andle r8, r2, r1, ror #2 │ │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ │ andle r0, r0, r4, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #128 @ 0x80 │ │ │ │ │ + eoreq r4, r3, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #17 │ │ │ │ │ tsteq r8, r8, lsl #17 │ │ │ │ │ - eoreq r4, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq r4, r3, #200 @ 0xc8 │ │ │ │ │ tsteq r8, r0, ror r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ │ @@ -2533356,66 +2533128,66 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, r3, r0, ror r1 │ │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #6 │ │ │ │ │ - adcseq r8, r0, r8, lsl r5 │ │ │ │ │ + adcseq r8, r0, r8, lsl #10 │ │ │ │ │ @ instruction: 0x012fd850 │ │ │ │ │ @ instruction: 0x01184890 │ │ │ │ │ andle r6, r4, r3, lsr r6 │ │ │ │ │ @ instruction: 0x01184898 │ │ │ │ │ andle r0, r0, r2, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq r4, r3, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #17 │ │ │ │ │ @ instruction: 0x011848b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, asr r7 │ │ │ │ │ tsteq ip, r8, lsr pc @ │ │ │ │ │ tsteq r8, r8, asr #17 │ │ │ │ │ - eoreq r4, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq r4, r3, #16, 2 │ │ │ │ │ @ instruction: 0x011848d0 │ │ │ │ │ andle r0, r2, r6, lsl #19 │ │ │ │ │ @ instruction: 0x011848d8 │ │ │ │ │ andle r0, r0, r2, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #16, 2 │ │ │ │ │ + eoreq r4, r3, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011848f8 │ │ │ │ │ @ instruction: 0x011848f0 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ │ tsteq r8, r8, lsl #18 │ │ │ │ │ - eoreq r4, r3, #64, 2 │ │ │ │ │ + eoreq r4, r3, #88, 2 │ │ │ │ │ tsteq r8, r0, lsl r9 │ │ │ │ │ andle r3, r6, fp, ror r4 │ │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ │ strhle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #88, 2 │ │ │ │ │ + eoreq r4, r3, #112, 2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd878 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011849d8 │ │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, rrx │ │ │ │ │ tsteq ip, r0, asr pc @ │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ - eoreq r4, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r4, r3, #160, 2 @ 0x28 │ │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ │ andle r3, r6, pc, lsr r5 │ │ │ │ │ tsteq r8, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsr #27 │ │ │ │ │ tsteq ip, r8, ror #30 @ │ │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ │ @@ -2533441,15 +2533213,15 @@ │ │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r3, fp, r0, lsr #12 │ │ │ │ │ @ instruction: 0x011849d0 │ │ │ │ │ strhle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r4, r3, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq sl, ip, r8, asr #30 │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2533485,15 +2533257,15 @@ │ │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ │ sbceq r9, r0, r0, lsl #6 │ │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ │ tsteq r8, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ │ @ instruction: 0x01184bb8 │ │ │ │ │ - eoreq r4, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r4, r3, #232, 2 @ 0x3a │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r8, r8, asr #21 │ │ │ │ │ @@ -2533583,15 +2533355,15 @@ │ │ │ │ │ @ instruction: 0x01184bf8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, ror #23 │ │ │ │ │ adcseq sl, r3, r0, ror r1 │ │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r4, r3, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2533719,33 +2533491,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ - eoreq r4, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r4, r3, #48, 4 │ │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ │ andle r1, r9, lr, ror sp │ │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ │ @ instruction: 0xd00006b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #48, 4 │ │ │ │ │ + eoreq r4, r3, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ - eoreq r4, r3, #96, 4 │ │ │ │ │ + eoreq r4, r3, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ │ @ instruction: 0xd00924b4 │ │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ │ andle r0, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r4, r3, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #30 │ │ │ │ │ tsteq r8, r8, asr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01184e98 │ │ │ │ │ @@ -2533761,171 +2533533,171 @@ │ │ │ │ │ tsteq r8, r0, asr #29 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ adceq r3, ip, r0, ror r5 │ │ │ │ │ tsteq ip, r0, lsl #31 @ │ │ │ │ │ @ instruction: 0x01184ed8 │ │ │ │ │ - eoreq r4, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r4, r3, #192, 4 │ │ │ │ │ @ instruction: 0x01184ef0 │ │ │ │ │ andle r2, r9, r5, lsr #16 │ │ │ │ │ tsteq r8, r8, ror #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r9, r1, r8, lsr #28 │ │ │ │ │ @ instruction: 0x01184e90 │ │ │ │ │ @ instruction: 0x01184ef8 │ │ │ │ │ mulle r0, ip, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #192, 4 │ │ │ │ │ + eoreq r4, r3, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ │ tsteq r8, r8, lsl pc │ │ │ │ │ - eoreq r4, r3, #240, 4 │ │ │ │ │ + eoreq r4, r3, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ │ andle r2, r9, r6, ror #19 │ │ │ │ │ tsteq r8, r8, lsr #30 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r4, r3, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, lsl #5 │ │ │ │ │ @ instruction: 0x011cffb0 │ │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ │ - eoreq r4, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r4, r3, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ │ andle r5, r8, r0, asr #16 │ │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ │ andle r0, r0, r1, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r4, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01184fb0 │ │ │ │ │ @ instruction: 0x01184f98 │ │ │ │ │ - eoreq r4, r3, #128, 6 │ │ │ │ │ + eoreq r4, r3, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ │ mulle r4, sl, r7 │ │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ │ andle r0, r0, r7, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r4, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01184fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01184ff0 │ │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r0, lsl r7 @ │ │ │ │ │ tsteq ip, r8, asr #31 @ │ │ │ │ │ @ instruction: 0x01184fd8 │ │ │ │ │ - eoreq r4, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r4, r3, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r8, r0, ror #31 │ │ │ │ │ andle sl, r6, ip, asr #21 │ │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ │ andle r0, r0, r8, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r4, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01184ff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ rsceq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ tsteq r8, r0, lsl r0 │ │ │ │ │ - eoreq r4, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r4, r3, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ │ andle r2, fp, fp, lsr r1 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ andle r0, r0, pc, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r4, r3, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ │ - eoreq r4, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r4, r3, #112, 8 @ 0x70000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r0, r8, ror #23 │ │ │ │ │ + sbceq r9, r0, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ │ tsteq r8, r8, asr r0 │ │ │ │ │ ldrdle fp, [r6], -r5 │ │ │ │ │ tsteq r8, r0, rrx │ │ │ │ │ @ instruction: 0xd00001bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r4, r3, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror r0 │ │ │ │ │ adcseq r2, r1, r8, lsl #20 │ │ │ │ │ smlawteq pc, r8, r8, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #1 │ │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ │ strdeq sp, [pc, -r0]! │ │ │ │ │ @ instruction: 0x01185090 │ │ │ │ │ - eoreq r4, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r4, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ @ instruction: 0x01185098 │ │ │ │ │ andle fp, r6, r5, asr #7 │ │ │ │ │ tsteq r8, r0, lsr #1 │ │ │ │ │ andle r0, r0, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r4, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [r8, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [r8, -r8] │ │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ │ - eoreq r4, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r4, r3, #0, 10 │ │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ │ @ instruction: 0xd006b2b5 │ │ │ │ │ ldrsbeq r5, [r8, -r0] │ │ │ │ │ andle r0, r0, r7, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #0, 10 │ │ │ │ │ + eoreq r4, r3, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ │ ldrsheq r5, [r8, -r0] │ │ │ │ │ - eoreq r4, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r4, r3, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r8, r8, lsl #2 │ │ │ │ │ andle r1, pc, lr, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r5, [r8, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ │ @ instruction: 0xd00002bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r4, r3, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #4 │ │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ │ - eoreq r4, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r4, r3, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r8, r8, lsr r1 │ │ │ │ │ @ instruction: 0xd006b4b6 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ andle r0, r0, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r4, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ │ @@ -2533985,15 +2533757,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq sl, r0, r8, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011852d0 │ │ │ │ │ @ instruction: 0x011852b8 │ │ │ │ │ - eoreq r4, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r4, r3, #216, 10 @ 0x36000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ │ @ instruction: 0x011852b0 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2534015,87 +2533787,87 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ │ tsteq r8, r0, asr #5 │ │ │ │ │ andle fp, r6, fp, ror #12 │ │ │ │ │ tsteq r8, r8, asr #5 │ │ │ │ │ andle r0, r0, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r4, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011852d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ │ - eoreq r4, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r4, r3, #32, 12 @ 0x2000000 │ │ │ │ │ @ instruction: 0x011852f0 │ │ │ │ │ andle fp, r6, r8, ror sl │ │ │ │ │ @ instruction: 0x011852f8 │ │ │ │ │ andle r0, r0, fp, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r4, r3, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r0, r0, r8, r7 @ │ │ │ │ │ tsteq ip, r0, ror #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #6 │ │ │ │ │ tsteq r8, r8, lsr #6 │ │ │ │ │ - eoreq r4, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r4, r3, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ │ andle ip, r6, r8, lsr #14 │ │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ │ mulle r0, fp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r4, r3, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #7 │ │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ │ - eoreq r4, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r4, r3, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ │ ldrdle ip, [r6], -r4 │ │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ │ mulle r0, r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r4, r3, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r8, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011853b8 │ │ │ │ │ @ instruction: 0x01185398 │ │ │ │ │ - eoreq r4, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r4, r3, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq r8, r0, lsr #7 │ │ │ │ │ andle r6, r8, lr, lsl #21 │ │ │ │ │ @ instruction: 0x011853b0 │ │ │ │ │ andle r0, r0, r3, lsr #2 │ │ │ │ │ ldrhteq pc, [r1], r8 @ │ │ │ │ │ @ instruction: 0x012fd918 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r4, r3, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011854f0 │ │ │ │ │ @ instruction: 0x011853d0 │ │ │ │ │ - eoreq r4, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r4, r3, #64, 14 @ 0x1000000 │ │ │ │ │ @ instruction: 0x011853d8 │ │ │ │ │ andle r1, pc, r6, ror r8 @ │ │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ │ andle r0, r0, r4, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd940 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r4, r3, #88, 14 @ 0x1600000 │ │ │ │ │ @ instruction: 0x011853f8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r8, r1, r0, asr r1 │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ │ @@ -2534149,23 +2533921,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r1, fp, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011854b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ │ - sbceq r9, r0, r8, ror #23 │ │ │ │ │ + sbceq r9, r0, r0, asr #23 │ │ │ │ │ tsteq r8, r0, ror r4 │ │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011854f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ │ - eoreq r4, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r4, r3, #136, 14 @ 0x2200000 │ │ │ │ │ @ instruction: 0x011855b8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ @@ -2534202,15 +2533974,15 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ │ - ldrhteq r3, [r1], r0 │ │ │ │ │ + adcseq r3, r1, r8, lsl #29 │ │ │ │ │ tsteq r8, r8, ror r4 │ │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011855d8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2534237,21 +2534009,21 @@ │ │ │ │ │ @ instruction: 0x011855d0 │ │ │ │ │ sbceq ip, r0, r0, lsl r7 │ │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ │ @ instruction: 0xd00f1abf │ │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ │ andle r0, r0, r2, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r4, r3, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ │ - eoreq r4, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r4, r3, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x01185bb0 │ │ │ │ │ andle r6, r8, r6, asr #23 │ │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, asr #23 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ │ @@ -2534693,35 +2534465,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01185c90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01185bb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r4, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #27 │ │ │ │ │ tsteq r8, r0, lsl #27 │ │ │ │ │ - eoreq r4, r3, #0, 16 │ │ │ │ │ + eoreq r4, r3, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x01185d90 │ │ │ │ │ andle r1, pc, lr, lsr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ @ instruction: 0x01185d98 │ │ │ │ │ andle r0, r0, r9, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r4, r3, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #28 │ │ │ │ │ @ instruction: 0x01185db8 │ │ │ │ │ - eoreq r4, r3, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r4, r3, #96, 16 @ 0x600000 │ │ │ │ │ @ instruction: 0x01185df8 │ │ │ │ │ andle r2, pc, r4 │ │ │ │ │ tsteq r8, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ │ @@ -2534739,31 +2534511,31 @@ │ │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq r8, r0, lsl lr │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r4, r3, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, ip, r0, asr #17 │ │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ │ - eoreq r4, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r4, r3, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ │ andle r2, pc, r1, ror #6 │ │ │ │ │ tsteq r8, r8, asr lr │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r4, r3, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01185e90 │ │ │ │ │ tsteq r8, r0, lsl #29 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2534771,95 +2534543,95 @@ │ │ │ │ │ tsteq r8, r8, lsl #29 │ │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #29 │ │ │ │ │ tsteq r8, r0, lsr #29 │ │ │ │ │ - eoreq r4, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r4, r3, #240, 16 @ 0xf00000 │ │ │ │ │ @ instruction: 0x01185eb8 │ │ │ │ │ andle r1, sl, r2, asr r5 │ │ │ │ │ @ instruction: 0x01185eb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ │ tsteq r8, r0, asr #29 │ │ │ │ │ ldrdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r4, r3, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #29 │ │ │ │ │ @ instruction: 0x01185ed8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01185ef0 │ │ │ │ │ - eoreq r4, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r4, r3, #56, 18 @ 0xe0000 │ │ │ │ │ @ instruction: 0x01185ef8 │ │ │ │ │ andle lr, r1, r7, asr r6 │ │ │ │ │ tsteq r8, r0, lsl #30 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r4, r3, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ │ - eoreq r4, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r4, r3, #128, 18 @ 0x200000 │ │ │ │ │ tsteq r8, r8, lsr #30 │ │ │ │ │ @ instruction: 0xd008a5b6 │ │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ │ andle r0, r0, sl, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r4, r3, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ │ - eoreq r4, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r4, r3, #200, 18 @ 0x320000 │ │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ │ andle fp, r3, r0, lsr #13 │ │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r4, r3, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ │ @ instruction: 0x01185f90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, asr #19 │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ │ - eoreq r4, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r4, r3, #16, 20 @ 0x10000 │ │ │ │ │ @ instruction: 0x01185fb8 │ │ │ │ │ andle r1, sl, r6, lsr sp │ │ │ │ │ @ instruction: 0x01185fb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r8, lsl #31 │ │ │ │ │ tsteq sp, r0, lsl #1 │ │ │ │ │ tsteq r8, r0, asr #31 │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r4, r3, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01185fd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r8, -r8] │ │ │ │ │ tsteq r8, r0, ror #31 │ │ │ │ │ - eoreq r4, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r4, r3, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ │ andle r1, sl, lr, lsr #12 │ │ │ │ │ ldrsheq r6, [r8, -r0] │ │ │ │ │ ldrdle r0, [r0], -sp │ │ │ │ │ @ instruction: 0x01185ff8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ tsteq r8, r8 │ │ │ │ │ @@ -2534921,15 +2534693,15 @@ │ │ │ │ │ ldrheq r6, [r8, -r0] │ │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011602f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r4, r3, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r0, lsl #12 │ │ │ │ │ @@ -2534943,21 +2534715,21 @@ │ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ │ smulleq fp, r0, r0, lr │ │ │ │ │ tsteq r8, r0, asr r1 │ │ │ │ │ - eoreq r4, r3, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r4, r3, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r8, r8, asr r1 │ │ │ │ │ @ instruction: 0xd00281be │ │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ │ andle r0, r0, r6, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r4, r3, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x011861f8 │ │ │ │ │ @@ -2535001,31 +2534773,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r2, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ │ - eoreq r4, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r4, r3, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq r8, r0, asr #4 │ │ │ │ │ andle fp, r6, r7, lsr #7 │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ andle r0, r0, r4, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r4, r3, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011862b8 │ │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d3098 │ │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ │ - eoreq r4, r3, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r4, r3, #48, 22 @ 0xc000 │ │ │ │ │ tsteq r8, r8, lsr #5 │ │ │ │ │ ldrdle r3, [r3], -sp │ │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r3, [sp, -r0] │ │ │ │ │ @ instruction: 0x01185dd0 │ │ │ │ │ @@ -2535033,43 +2534805,43 @@ │ │ │ │ │ tsteq r8, r0, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r3, [sp, -r0] │ │ │ │ │ @ instruction: 0x011862b0 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r4, r3, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ │ @ instruction: 0x011862d0 │ │ │ │ │ - eoreq r4, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r4, r3, #120, 22 @ 0x1e000 │ │ │ │ │ @ instruction: 0x011862d8 │ │ │ │ │ andle r9, r2, fp, asr r9 │ │ │ │ │ tsteq r8, r0, ror #5 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r4, r3, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011862f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ │ tsteq r8, r0, lsl #6 │ │ │ │ │ - eoreq r4, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r4, r3, #192, 22 @ 0x30000 │ │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ │ andle r0, r2, r5, ror #12 │ │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ │ @ instruction: 0xd00001bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r4, r3, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2535317,15 +2535089,15 @@ │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #40 @ 0x28 │ │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ - sbceq r6, r1, r0, asr #13 │ │ │ │ │ + smulleq r6, r1, r8, r6 │ │ │ │ │ tsteq r8, r0, lsr r7 │ │ │ │ │ ldrdeq r8, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ │ andle r0, r0, r8, ror r0 │ │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ │ sbceq r0, r2, r0, asr #3 │ │ │ │ │ tsteq r8, r8, asr #14 │ │ │ │ │ @@ -2535475,33 +2535247,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @ instruction: 0x01186990 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r1, r0, lsr r0 │ │ │ │ │ tsteq r8, r0, lsr #19 │ │ │ │ │ - eoreq r4, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r4, r3, #8, 24 @ 0x800 │ │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ │ @ instruction: 0xd00204b5 │ │ │ │ │ @ instruction: 0x011869b0 │ │ │ │ │ andle r0, r0, fp, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r4, r3, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ │ @ instruction: 0x011869d0 │ │ │ │ │ - eoreq r4, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r4, r3, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x011869d8 │ │ │ │ │ andle fp, r4, fp, lsl r1 │ │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ │ andle r1, r0, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r4, r3, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011869f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01183fd8 │ │ │ │ │ @@ -2535511,103 +2535283,103 @@ │ │ │ │ │ adcseq ip, r5, r0, lsl ip │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ │ @ instruction: 0x011609b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #16 │ │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ │ - eoreq r4, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r4, r3, #152, 24 @ 0x9800 │ │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ │ andle sp, r4, r5, lsr #7 │ │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ │ mulle r0, pc, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r4, r3, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ │ tsteq r8, r0, ror #20 │ │ │ │ │ - eoreq r4, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r4, r3, #224, 24 @ 0xe000 │ │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ │ mulle r4, r8, sl │ │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ │ andle r0, r0, ip, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r4, r3, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01186ab8 │ │ │ │ │ @ instruction: 0x01186a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, lr, r8, lsl #23 │ │ │ │ │ tsteq sp, r0, asr #2 │ │ │ │ │ tsteq r8, r0, lsr #21 │ │ │ │ │ - eoreq r4, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r4, r3, #40, 26 @ 0xa00 │ │ │ │ │ tsteq r8, r8, lsr #21 │ │ │ │ │ andle sp, r4, r1, lsl #31 │ │ │ │ │ @ instruction: 0x01186ab0 │ │ │ │ │ andle r1, r0, r9, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r4, r3, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #21 │ │ │ │ │ @ instruction: 0x01186ad0 │ │ │ │ │ - eoreq r4, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r4, r3, #112, 26 @ 0x1c00 │ │ │ │ │ @ instruction: 0x01186ad8 │ │ │ │ │ andle pc, r4, r9, ror #17 │ │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ │ andle r0, r0, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r4, r3, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01186af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr fp │ │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010ee6b0 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ │ - eoreq r4, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r4, r3, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ │ andle pc, r4, fp, ror r0 @ │ │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r8, lsl #29 │ │ │ │ │ + ldrhteq r2, [r6], r8 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ │ andle r0, r0, r9, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r4, r3, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ │ tsteq r8, r0, asr fp │ │ │ │ │ - eoreq r4, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r4, r3, #0, 28 │ │ │ │ │ tsteq r8, r8, ror #22 │ │ │ │ │ andle r7, r3, r9, ror #28 │ │ │ │ │ tsteq r8, r8, lsl sl │ │ │ │ │ @ instruction: 0x01160ab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, lsl #16 │ │ │ │ │ tsteq r8, r0, ror fp │ │ │ │ │ andle r0, r0, lr, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #0, 28 │ │ │ │ │ + eoreq r4, r3, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #23 │ │ │ │ │ @ instruction: 0x01186b90 │ │ │ │ │ - eoreq r4, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r4, r3, #72, 28 @ 0x480 │ │ │ │ │ @ instruction: 0x01186bd0 │ │ │ │ │ andle r6, r5, r4, asr #15 │ │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011502f0 │ │ │ │ │ tsteq sp, r8, lsl #3 │ │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ │ @@ -2535619,79 +2535391,79 @@ │ │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ @ instruction: 0x01186bd8 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r4, r3, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ │ @ instruction: 0x01186bf8 │ │ │ │ │ - eoreq r4, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r4, r3, #144, 28 @ 0x900 │ │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ │ andle r6, r4, r2, asr fp │ │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ │ strhle r1, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r4, r3, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ │ - eoreq r4, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r4, r3, #216, 28 @ 0xd80 │ │ │ │ │ tsteq r8, r0, asr #24 │ │ │ │ │ andle r7, r4, r7, lsr #24 │ │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d31b8 │ │ │ │ │ tsteq r8, r8, asr #24 │ │ │ │ │ andle r1, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r4, r3, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ │ - eoreq r4, r3, #8, 30 │ │ │ │ │ + eoreq r4, r3, #32, 30 @ 0x80 │ │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ │ andle r7, r4, pc, ror #4 │ │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ │ andle r0, r0, fp, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r4, r3, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01186cb0 │ │ │ │ │ @ instruction: 0x01186c98 │ │ │ │ │ - eoreq r4, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r4, r3, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq r8, r0, lsr #25 │ │ │ │ │ andle sp, r1, r6, lsl r1 │ │ │ │ │ tsteq r8, r8, lsr #25 │ │ │ │ │ andle r0, r0, ip, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r4, r3, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01186cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #25 │ │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ │ - eoreq r4, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r4, r3, #176, 30 @ 0x2c0 │ │ │ │ │ @ instruction: 0x01186cd0 │ │ │ │ │ andle fp, r7, r2, lsr #24 │ │ │ │ │ @ instruction: 0x01186cd8 │ │ │ │ │ andle r0, r0, r9, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r4, r3, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01186df0 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2535745,33 +2535517,33 @@ │ │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01186dd8 │ │ │ │ │ - eoreq r4, r3, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r5, r3, #8 │ │ │ │ │ tsteq r8, r0, ror #27 │ │ │ │ │ andle ip, r7, r4, lsl #2 │ │ │ │ │ tsteq r8, r8, ror #27 │ │ │ │ │ andle r0, r0, r1, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #8 │ │ │ │ │ + eoreq r5, r3, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01186df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #28 │ │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ │ - eoreq r5, r3, #56 @ 0x38 │ │ │ │ │ + eoreq r5, r3, #80 @ 0x50 │ │ │ │ │ tsteq r8, r0, lsl lr │ │ │ │ │ @ instruction: 0xd0085dba │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ strdle r1, [r0], -r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #80 @ 0x50 │ │ │ │ │ + eoreq r5, r3, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq pc, r8, fp, r3 @ │ │ │ │ │ @@ -2536187,15 +2535959,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq fp, r8, asr #26 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sl, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ teqeq r7, r5, lsl #11 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2536343,15 +2536115,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r3, r2, r8, lsr r5 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, lsl #16 │ │ │ │ │ + sbceq lr, r1, r8, ror r8 │ │ │ │ │ @ instruction: 0x01241745 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2536601,15 +2536373,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq r7, sl, r8, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, ror r1 │ │ │ │ │ + sbceq r2, r0, r8, ror #3 │ │ │ │ │ teqeq r7, r1, lsl #9 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r6, r0, asr #15 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2536781,15 +2536553,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbteq sl, fp, r8, r4 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r6, [r2], #32 │ │ │ │ │ + ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ teqeq r7, r9, lsr #7 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2537090,15 +2536862,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ @ instruction: 0x011882d8 │ │ │ │ │ @ instruction: 0x011882d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r3, r8, ror #13 │ │ │ │ │ + sbceq r1, r3, r0, lsl r7 │ │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x011882f0 │ │ │ │ │ sbceq r9, r1, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011882f8 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ tsteq r8, r0, lsl #6 │ │ │ │ │ @@ -2537208,15 +2536980,15 @@ │ │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ │ ldrshteq r9, [r9], #8 │ │ │ │ │ tsteq r8, r8, lsr #9 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ @ instruction: 0x011884b0 │ │ │ │ │ rscseq r7, r9, r8, lsr #31 │ │ │ │ │ @ instruction: 0x011884b8 │ │ │ │ │ - sbceq ip, r2, r8, lsl #15 │ │ │ │ │ + sbceq ip, r2, r0, ror #14 │ │ │ │ │ tsteq r8, r0, asr #9 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #9 │ │ │ │ │ @ instruction: 0x011884d8 │ │ │ │ │ @ instruction: 0x011884d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2537234,103 +2537006,103 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ │ - eoreq r5, r3, #128 @ 0x80 │ │ │ │ │ + eoreq r5, r3, #152 @ 0x98 │ │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ │ andle ip, r7, lr, lsl #11 │ │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ │ andle r0, r0, r2, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #152 @ 0x98 │ │ │ │ │ + eoreq r5, r3, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ │ - eoreq r5, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq r5, r3, #224 @ 0xe0 │ │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ │ andle fp, r3, lr, ror r7 │ │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ │ @ instruction: 0xd00002b9 │ │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq r5, r3, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ │ @ instruction: 0x01188590 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #4 │ │ │ │ │ tsteq r8, r0, lsr #11 │ │ │ │ │ - eoreq r5, r3, #16, 2 │ │ │ │ │ + eoreq r5, r3, #40, 2 │ │ │ │ │ @ instruction: 0x011885b8 │ │ │ │ │ andle r2, r5, r5, asr #17 │ │ │ │ │ @ instruction: 0x011885b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r0, r0, lsl #24 │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ │ andle r0, r0, r9, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #40, 2 │ │ │ │ │ + eoreq r5, r3, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011885d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011885f8 │ │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ │ - eoreq r5, r3, #88, 2 │ │ │ │ │ + eoreq r5, r3, #112, 2 │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ mulle r3, fp, ip │ │ │ │ │ @ instruction: 0x011885f0 │ │ │ │ │ andle r0, r0, r9, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #112, 2 │ │ │ │ │ + eoreq r5, r3, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ │ - eoreq r5, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r5, r3, #184, 2 @ 0x2e │ │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ │ andle r3, r2, lr, ror #9 │ │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, sp, r8, lsr r2 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ │ andle r0, r0, r7, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r5, r3, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ │ - eoreq r5, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r5, r3, #0, 4 │ │ │ │ │ tsteq r8, r8, asr r6 │ │ │ │ │ andle r0, r0, sp, lsr #5 │ │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ │ andle r0, r0, fp, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #0, 4 │ │ │ │ │ + eoreq r5, r3, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ - eoreq r5, r3, #48, 4 │ │ │ │ │ + eoreq r5, r3, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq r8, r0, asr #13 │ │ │ │ │ andle r1, r0, r8, lsl r6 │ │ │ │ │ @ instruction: 0x01188690 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r0, [r7], r8 │ │ │ │ │ tsteq sp, r8, asr #4 │ │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ │ @@ -2537342,15 +2537114,15 @@ │ │ │ │ │ @ instruction: 0x011886b8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r8, asr #13 │ │ │ │ │ tsteq r8, r8, asr #13 │ │ │ │ │ andle r0, r0, r3, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r5, r3, #96, 4 │ │ │ │ │ @ instruction: 0x011886d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r7, r8, ror #13 │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2537368,127 +2537140,127 @@ │ │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ adcseq sp, r8, r0, lsl r5 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ │ - eoreq r5, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r5, r3, #144, 4 │ │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ │ andle r1, r0, ip, ror r8 │ │ │ │ │ tsteq r8, r8, asr #14 │ │ │ │ │ andle r0, r0, r9, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #144, 4 │ │ │ │ │ + eoreq r5, r3, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #15 │ │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ │ - eoreq r5, r3, #192, 4 │ │ │ │ │ + eoreq r5, r3, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ │ andle r1, r0, r6, ror #19 │ │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ │ andle r0, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r5, r3, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011887b0 │ │ │ │ │ @ instruction: 0x01188798 │ │ │ │ │ - eoreq r5, r3, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r5, r3, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq r8, r0, lsr #15 │ │ │ │ │ andle r0, r7, ip, lsr ip │ │ │ │ │ tsteq r8, r8, lsr #15 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r5, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011887b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011887f0 │ │ │ │ │ tsteq r8, r8, asr #15 │ │ │ │ │ - eoreq r5, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r5, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x011887d0 │ │ │ │ │ andle r0, r0, r5, asr #14 │ │ │ │ │ @ instruction: 0x011887d8 │ │ │ │ │ andle r0, r0, r2, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r5, r3, #128, 6 │ │ │ │ │ tsteq r8, r8, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d3290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011887f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, lsl r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, lsr sl │ │ │ │ │ + sbceq r2, r0, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #12 │ │ │ │ │ tsteq r8, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r5, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ │ andle r5, r8, fp, lsr r9 │ │ │ │ │ tsteq r8, r0, asr #16 │ │ │ │ │ andle r0, r0, ip, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r5, r3, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01188898 │ │ │ │ │ tsteq r8, r0, ror #16 │ │ │ │ │ - eoreq r5, r3, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r5, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ │ andle r5, r8, r8, asr ip │ │ │ │ │ tsteq r8, r0, ror r8 │ │ │ │ │ @ instruction: 0xd00002bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r5, r3, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq r8, r0, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r2, lr, r0, asr #5 │ │ │ │ │ tsteq sp, r8, lsr #5 │ │ │ │ │ @ instruction: 0x01188890 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #17 │ │ │ │ │ @ instruction: 0x011888b0 │ │ │ │ │ - eoreq r5, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r5, r3, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0x011888b8 │ │ │ │ │ andle r0, r8, r5, lsl #6 │ │ │ │ │ tsteq r8, r0, asr #17 │ │ │ │ │ andle r0, r0, sl, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r5, r3, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011888d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr fp │ │ │ │ │ tsteq r8, r0, ror #17 │ │ │ │ │ - eoreq r5, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r5, r3, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq r8, r8, ror #17 │ │ │ │ │ andle ip, r1, r2, lsl #12 │ │ │ │ │ @ instruction: 0x011888f0 │ │ │ │ │ andle r0, r0, r1, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r5, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r1, [pc], r8 @ │ │ │ │ │ tsteq sp, r0, asr #5 │ │ │ │ │ @ instruction: 0x01188698 │ │ │ │ │ sbceq r6, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2537523,15 +2537295,15 @@ │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01188990 │ │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r8, r0, lsr #19 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - umlalseq r6, r0, r0, r0 │ │ │ │ │ + adcseq r6, r0, r0, rrx │ │ │ │ │ @ instruction: 0x01192c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x011889b0 │ │ │ │ │ @ instruction: 0x0140a698 │ │ │ │ │ @@ -2537580,20 +2537352,20 @@ │ │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r0, lsl #21 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ │ - sbceq r2, r0, r0, lsr sl │ │ │ │ │ + sbceq r2, r0, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ │ @ instruction: 0x01188a90 │ │ │ │ │ tsteq r8, r0, lsr #21 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ - adcseq r1, r5, r0, lsl #8 │ │ │ │ │ + adcseq r1, r5, r0, lsl r4 │ │ │ │ │ teqeq r0, r8, lsl #30 │ │ │ │ │ tsteq r8, r8, lsr #21 │ │ │ │ │ sbceq r6, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01188af0 │ │ │ │ │ @ instruction: 0x01188ab0 │ │ │ │ │ @ instruction: 0x01188ab8 │ │ │ │ │ sbcseq fp, r4, r0, ror #9 │ │ │ │ │ @@ -2537642,45 +2537414,45 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01188b98 │ │ │ │ │ tsteq r8, r0, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r8, r8, asr #22 │ │ │ │ │ @ instruction: 0x011d32d8 │ │ │ │ │ tsteq r8, r0, lsl #23 │ │ │ │ │ - eoreq r5, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r5, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ │ andle sl, fp, sp, lsl #8 │ │ │ │ │ @ instruction: 0x01188b90 │ │ │ │ │ mulle r0, r7, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r5, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01188bd0 │ │ │ │ │ @ instruction: 0x01188bb0 │ │ │ │ │ - eoreq r5, r3, #0, 10 │ │ │ │ │ + eoreq r5, r3, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ │ andle r3, fp, ip, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsr pc │ │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ │ @ instruction: 0xd00002b6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r5, r3, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01188bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ │ tsteq r8, r8, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d32f0 │ │ │ │ │ @ instruction: 0x01188bf8 │ │ │ │ │ - eoreq r5, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r5, r3, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ │ andle r8, r2, sp, lsr #14 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, ror #9 │ │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ │ @@ -2537688,75 +2537460,75 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ adceq r8, lr, r8, lsl #15 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ tsteq r8, r0, lsr ip │ │ │ │ │ andle r0, r0, r5, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r5, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ │ - eoreq r5, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r5, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ │ andle r3, r7, r4, lsl #15 │ │ │ │ │ tsteq r8, r0, ror #24 │ │ │ │ │ andle r0, r0, r5, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r5, r3, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01188cb8 │ │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ │ - eoreq r5, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r5, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq r8, r8, lsr #25 │ │ │ │ │ strdle r0, [r8], -ip │ │ │ │ │ @ instruction: 0x01188c90 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r6, r6, r8, asr #26 │ │ │ │ │ @ instruction: 0x011637d0 │ │ │ │ │ tsteq r8, r0, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r8, asr #2 │ │ │ │ │ + umlaleq r3, pc, r8, r0 @ │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ @ instruction: 0x01188cb0 │ │ │ │ │ @ instruction: 0xd00005bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r5, r3, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01188cf0 │ │ │ │ │ @ instruction: 0x01188cd0 │ │ │ │ │ - eoreq r5, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r5, r3, #56, 12 @ 0x3800000 │ │ │ │ │ @ instruction: 0x01188cd8 │ │ │ │ │ andle sl, r1, r8, lsl #23 │ │ │ │ │ tsteq r8, r0, ror #25 │ │ │ │ │ andle r0, r0, sp, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r5, r3, #80, 12 @ 0x5000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01188cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #27 │ │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ │ - eoreq r5, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r5, r3, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq r8, r0, lsl #27 │ │ │ │ │ andle sl, r0, r7, asr r3 │ │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, lsr #26 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r3, r2, r8, r1 │ │ │ │ │ + sbceq r3, r2, r0, ror r1 │ │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq sl, r0, r8, r6 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010f51b0 │ │ │ │ │ @@ -2537774,18 +2537546,18 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ │ andle r0, r0, r3, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r5, r3, #152, 12 @ 0x9800000 │ │ │ │ │ @ instruction: 0x01188d98 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r6, r8, lsl #6 │ │ │ │ │ + adcseq r4, r6, r8, ror r2 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ tsteq r8, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r5, [r7], r0 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ │ sbceq r9, r3, r0, lsr #22 │ │ │ │ │ @@ -2537801,18 +2537573,18 @@ │ │ │ │ │ ldrshteq r6, [r4], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ │ @ instruction: 0x01188df8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r0, lsr #8 │ │ │ │ │ + adceq sp, pc, r8, ror #7 │ │ │ │ │ tsteq sp, r8, ror #6 │ │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ │ - eoreq r5, r3, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r5, r3, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ andle r2, r9, r3, lsl #21 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ tsteq sp, r0, lsl #7 │ │ │ │ │ @ instruction: 0x01188db0 │ │ │ │ │ @@ -2537820,15 +2537592,15 @@ │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ │ tsteq sp, r0, lsl #7 │ │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ │ - sbceq r3, r2, r0, asr #13 │ │ │ │ │ + sbceq r3, r2, r0, ror r6 │ │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r8, asr lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ │ @@ -2537845,15 +2537617,15 @@ │ │ │ │ │ strheq sl, [r0], #72 @ 0x48 │ │ │ │ │ @ instruction: 0x01188fb0 │ │ │ │ │ @ instruction: 0x01188e98 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ teqeq r0, r0, asr #18 │ │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrsbteq sl, [r5], r8 │ │ │ │ │ + adcseq sl, r5, r8, lsr #25 │ │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ │ @ instruction: 0x01188ef0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x01188eb8 │ │ │ │ │ cmpeq r0, r8, lsr r7 │ │ │ │ │ @@ -2537902,15 +2537674,15 @@ │ │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ │ - smulleq r3, r2, r8, r1 │ │ │ │ │ + sbceq r3, r2, r0, ror r1 │ │ │ │ │ @ instruction: 0x01188f98 │ │ │ │ │ teqeq r0, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2537930,49 +2537702,49 @@ │ │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8 │ │ │ │ │ @ instruction: 0x01188ff0 │ │ │ │ │ @ instruction: 0x01188ff8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r3, r2, r0, asr #13 │ │ │ │ │ + sbceq r3, r2, r0, ror r6 │ │ │ │ │ sbcseq r8, ip, r0, lsl #23 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsl r9 │ │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ andle r0, r0, lr, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r5, r3, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r8, r8, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sp, r8, ror #16 │ │ │ │ │ @ instruction: 0x011d3398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror r0 │ │ │ │ │ tsteq r8, r8, asr r0 │ │ │ │ │ - eoreq r5, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r5, r3, #16, 14 @ 0x400000 │ │ │ │ │ tsteq r8, r0, rrx │ │ │ │ │ andle r3, r9, r2, lsl #4 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r5, r3, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ │ ldrheq r9, [r8, -r0] │ │ │ │ │ - eoreq r5, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r5, r3, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ │ @@ -2537980,43 +2537752,43 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ │ ldrheq r9, [r8, -r8] │ │ │ │ │ strdle r3, [r9], -r7 │ │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ │ andle r0, r0, sl, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r5, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [r8, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r8, -r8] │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ - eoreq r5, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r5, r3, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq r8, r8, ror #1 │ │ │ │ │ @ instruction: 0xd00936b7 │ │ │ │ │ ldrsheq r9, [r8, -r0] │ │ │ │ │ @ instruction: 0xd00001bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r5, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ │ - eoreq r5, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r5, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ │ andle r3, r9, r6, lsl r5 │ │ │ │ │ tsteq r8, r0, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq lr, [r4], r0 │ │ │ │ │ @ instruction: 0x011d33b0 │ │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r5, r3, #0, 16 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r0, r8, lsl fp │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2538024,113 +2537796,113 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #3 │ │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, pc, r8, asr r7 @ │ │ │ │ │ tsteq sp, r0, ror #7 │ │ │ │ │ tsteq r8, r8, ror r1 │ │ │ │ │ - eoreq r5, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r5, r3, #48, 16 @ 0x300000 │ │ │ │ │ @ instruction: 0x01189190 │ │ │ │ │ andle sp, r1, fp, ror #17 │ │ │ │ │ tsteq r8, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, asr pc │ │ │ │ │ @ instruction: 0x011d33f8 │ │ │ │ │ @ instruction: 0x01189198 │ │ │ │ │ andle r0, r0, r6, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r5, r3, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011891d0 │ │ │ │ │ @ instruction: 0x011891b8 │ │ │ │ │ - eoreq r5, r3, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r5, r3, #120, 16 @ 0x780000 │ │ │ │ │ tsteq r8, r0, asr #3 │ │ │ │ │ andle sp, r1, pc, asr #15 │ │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ │ andle r0, r0, sl, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r5, r3, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011891d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ - eoreq r5, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r5, r3, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ │ mulle r4, r5, r1 │ │ │ │ │ @ instruction: 0x011891f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ │ andle r0, r0, r6, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r5, r3, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ │ tsteq r8, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #4 │ │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ - eoreq r5, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r5, r3, #8, 18 @ 0x20000 │ │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ │ andle r9, r4, r1, lsl #14 │ │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ │ andle r0, r0, sl, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r5, r3, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #5 │ │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ │ - eoreq r5, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r5, r3, #80, 18 @ 0x140000 │ │ │ │ │ @ instruction: 0x01189290 │ │ │ │ │ andle r2, ip, sl, ror r6 │ │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, lsl sp │ │ │ │ │ + adcseq r7, r5, r8, ror sp │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ @ instruction: 0x01189298 │ │ │ │ │ andle r1, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r5, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011892d0 │ │ │ │ │ @ instruction: 0x011892b8 │ │ │ │ │ - eoreq r5, r3, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r5, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r8, r0, asr #5 │ │ │ │ │ andle r9, r4, r4, lsr #7 │ │ │ │ │ tsteq r8, r8, asr #5 │ │ │ │ │ andle r0, r0, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r5, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011892d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #6 │ │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ │ - eoreq r5, r3, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r5, r3, #224, 18 @ 0x380000 │ │ │ │ │ @ instruction: 0x011892f0 │ │ │ │ │ andle r9, r4, ip, lsr #15 │ │ │ │ │ @ instruction: 0x011892f8 │ │ │ │ │ andle r0, r0, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r5, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, lsr #16 │ │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ │ @@ -2538138,21 +2537910,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq sl, r0, r8, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ │ tsteq r8, r0, asr #6 │ │ │ │ │ - eoreq r5, r3, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r5, r3, #40, 20 @ 0x28000 │ │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ │ mulle r4, sp, r8 │ │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ │ andle r0, r0, sl, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r5, r3, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ │ tsteq r8, r0, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ │ @@ -2538316,37 +2538088,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, ror #23 │ │ │ │ │ @ instruction: 0x011895f8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ - eoreq r5, r3, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r5, r3, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ │ andle r6, r6, sl, lsl #4 │ │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ │ andle r1, r0, r5, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r5, r3, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011896f8 │ │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ │ - eoreq r5, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r5, r3, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ │ andle sp, r4, r7, ror #28 │ │ │ │ │ tsteq r8, r8, asr r6 │ │ │ │ │ andle r1, r0, r8, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r5, r3, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r2, r6, r0, asr r5 │ │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011894d0 │ │ │ │ │ @ instruction: 0x011896b0 │ │ │ │ │ @@ -2538382,15 +2538154,15 @@ │ │ │ │ │ @ instruction: 0x011896d8 │ │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ │ tsteq r8, r0, asr r7 │ │ │ │ │ - eoreq r5, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r5, r3, #0, 22 │ │ │ │ │ tsteq r8, r8, lsl r7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ @@ -2538418,15 +2538190,15 @@ │ │ │ │ │ tsteq r8, r8, lsl #15 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ @ instruction: 0x01189798 │ │ │ │ │ andle r0, r0, r9, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #0, 22 │ │ │ │ │ + eoreq r5, r3, #24, 22 @ 0x6000 │ │ │ │ │ tsteq r8, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, sp, r8, ror r0 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ │ sbceq r9, r0, r0, lsr #17 │ │ │ │ │ tsteq r8, r0, asr #15 │ │ │ │ │ @@ -2538526,83 +2538298,83 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #19 │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ - eoreq r5, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r5, r3, #72, 22 @ 0x12000 │ │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ │ andle r8, r0, sp, lsr pc │ │ │ │ │ tsteq r8, r8, ror r9 │ │ │ │ │ andle r1, r0, r7, lsl #15 │ │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ │ rscseq r1, fp, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r5, r3, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011899b0 │ │ │ │ │ @ instruction: 0x01189998 │ │ │ │ │ - eoreq r5, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r5, r3, #144, 22 @ 0x24000 │ │ │ │ │ tsteq r8, r0, lsr #19 │ │ │ │ │ andle sl, r0, r7, asr sl │ │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ │ andle r0, r0, r7, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r5, r3, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011899b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ │ - eoreq r5, r3, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r5, r3, #216, 22 @ 0x36000 │ │ │ │ │ @ instruction: 0x011899d0 │ │ │ │ │ andle sl, r0, r3, lsl #31 │ │ │ │ │ @ instruction: 0x011899d8 │ │ │ │ │ @ instruction: 0xd00007b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r5, r3, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011899f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ │ - eoreq r5, r3, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r5, r3, #32, 24 @ 0x2000 │ │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ │ andle fp, r0, sp, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r8, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr ip │ │ │ │ │ tsteq sp, r0, lsr #9 │ │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ │ andle r0, r0, pc, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r5, r3, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #22 │ │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ │ - eoreq r5, r3, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r5, r3, #104, 24 @ 0x6800 │ │ │ │ │ tsteq r8, r0, asr sl │ │ │ │ │ andle r9, r4, r1, ror r6 │ │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ │ andle r0, r0, pc, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r5, r3, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrsbteq r9, [r6], r8 │ │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011898d0 │ │ │ │ │ @ instruction: 0x01189ab0 │ │ │ │ │ @@ -2538642,15 +2538414,15 @@ │ │ │ │ │ tsteq r8, r8, ror #21 │ │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ │ tsteq r8, r8, ror #22 │ │ │ │ │ - eoreq r5, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r5, r3, #176, 24 @ 0xb000 │ │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r5, r1, r0, ror r2 │ │ │ │ │ @ instruction: 0x01189af0 │ │ │ │ │ tsteq r8, r8, lsr fp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ │ @@ -2538670,53 +2538442,53 @@ │ │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, sp, r8, lsr #26 │ │ │ │ │ @ instruction: 0x011d34b8 │ │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ │ @ instruction: 0xd00001b2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ + sbceq sl, r0, r8, lsl #25 │ │ │ │ │ @ instruction: 0x01189b98 │ │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r5, r3, #200, 24 @ 0xc800 │ │ │ │ │ @ instruction: 0x01189bb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r0, r0, lsr #8 │ │ │ │ │ @ instruction: 0x011d34d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189bf8 │ │ │ │ │ @ instruction: 0x01189bd8 │ │ │ │ │ - eoreq r5, r3, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r5, r3, #248, 24 @ 0xf800 │ │ │ │ │ tsteq r8, r0, ror #23 │ │ │ │ │ andle sl, r0, r6, lsr r9 │ │ │ │ │ tsteq r8, r8, ror #23 │ │ │ │ │ andle r0, r0, r1, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r5, r3, #16, 26 @ 0x400 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ │ - eoreq r5, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r5, r3, #64, 26 @ 0x1000 │ │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ │ strdle sl, [r0], -r0 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ andle r0, r0, lr, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r5, r3, #88, 26 @ 0x1600 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ │ tsteq r8, r0, asr #24 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2538726,15 +2538498,15 @@ │ │ │ │ │ adcseq r5, r8, r8, lsl lr │ │ │ │ │ tsteq sp, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189cb0 │ │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ │ - eoreq r5, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r5, r3, #136, 26 @ 0x2200 │ │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ │ andle r9, r4, r5, ror #9 │ │ │ │ │ tsteq r8, r8, lsr #25 │ │ │ │ │ andle r0, r0, pc, ror #2 │ │ │ │ │ @ instruction: 0x01189c98 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01189c90 │ │ │ │ │ @@ -2538742,91 +2538514,91 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r4, r8, asr #27 │ │ │ │ │ tsteq r8, r0, lsr #25 │ │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r5, r3, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189cf0 │ │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ │ - eoreq r5, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r5, r3, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x01189cd0 │ │ │ │ │ andle ip, r0, sp, lsl r0 │ │ │ │ │ @ instruction: 0x01189cd8 │ │ │ │ │ andle r0, r0, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r5, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, asr #4 @ │ │ │ │ │ tsteq sp, r8, lsl r5 │ │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ │ - eoreq r5, r3, #0, 28 │ │ │ │ │ + eoreq r5, r3, #24, 28 @ 0x180 │ │ │ │ │ tsteq r8, r0, lsr #26 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ │ andle r3, r6, r3, lsl #12 │ │ │ │ │ tsteq r8, r8, lsr sp │ │ │ │ │ andle r0, r0, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r5, r3, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ │ - eoreq r5, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r5, r3, #96, 28 @ 0x600 │ │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ │ strdle r8, [r2], -sp │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ andle r0, r0, r9, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r5, r3, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189db0 │ │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ @ instruction: 0x01189d98 │ │ │ │ │ - eoreq r5, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r5, r3, #168, 28 @ 0xa80 │ │ │ │ │ tsteq r8, r0, lsr #27 │ │ │ │ │ andle r8, r2, r7, lsl #18 │ │ │ │ │ tsteq r8, r8, lsr #27 │ │ │ │ │ andle r0, r0, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r5, r3, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #27 │ │ │ │ │ tsteq r8, r8, asr #27 │ │ │ │ │ - eoreq r5, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r5, r3, #240, 28 @ 0xf00 │ │ │ │ │ @ instruction: 0x01189dd0 │ │ │ │ │ andle r8, r2, r8, lsl #21 │ │ │ │ │ @ instruction: 0x01189dd8 │ │ │ │ │ andle r0, r0, r8, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r5, r3, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189df0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ │ @@ -2538868,26 +2538640,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ │ tsteq r8, r0, lsl #29 │ │ │ │ │ tsteq r8, r0, lsr #29 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ │ - strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ + sbceq sl, r0, r8, lsl #25 │ │ │ │ │ @ instruction: 0x01189e90 │ │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ │ @ instruction: 0x01189eb8 │ │ │ │ │ - eoreq r5, r3, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r5, r3, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ │ mulle r2, r1, lr │ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01189ed0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r5, r1, r0, ror r1 │ │ │ │ │ + adcseq r5, r1, r0, asr #2 │ │ │ │ │ @ instruction: 0x01189e98 │ │ │ │ │ tsteq r8, r0, ror #29 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r8, asr #29 │ │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ │ @ instruction: 0x01189ef0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2538898,71 +2538670,71 @@ │ │ │ │ │ tsteq r8, r8, ror #29 │ │ │ │ │ adcseq r1, r4, r8, asr #27 │ │ │ │ │ adceq r7, sp, r0, lsl #1 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ tsteq r8, r8, lsl pc │ │ │ │ │ andle r0, r0, r4, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r5, r3, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ │ - eoreq r5, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r5, r3, #128, 30 @ 0x200 │ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ │ andle r8, r2, r6, ror #31 │ │ │ │ │ tsteq r8, r0, asr pc │ │ │ │ │ mulle r0, r5, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r5, r3, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ │ - eoreq r5, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r5, r3, #200, 30 @ 0x320 │ │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ │ andle r8, r6, r0, ror r1 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ mulle r0, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r5, r3, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189fb8 │ │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ │ - eoreq r6, r3, #8 │ │ │ │ │ + eoreq r6, r3, #32 │ │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ │ andle r8, r6, r5, lsl r2 │ │ │ │ │ @ instruction: 0x01189fb0 │ │ │ │ │ andle r0, r0, r0, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #32 │ │ │ │ │ + eoreq r6, r3, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ │ @ instruction: 0x01189fd0 │ │ │ │ │ - eoreq r6, r3, #80 @ 0x50 │ │ │ │ │ + eoreq r6, r3, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x01189fd8 │ │ │ │ │ andle lr, r1, r0, lsl sp │ │ │ │ │ tsteq r8, r0, ror #31 │ │ │ │ │ andle r0, r0, r7, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #104 @ 0x68 │ │ │ │ │ + eoreq r6, r3, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01189ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ │ tsteq r8, r8 │ │ │ │ │ - eoreq r6, r3, #152 @ 0x98 │ │ │ │ │ + eoreq r6, r3, #176 @ 0xb0 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r3, sl, r8, asr r9 │ │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ │ @@ -2539270,15 +2539042,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r7, fp, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r0, r0, lsr #2 │ │ │ │ │ + sbceq pc, r0, r8, asr #2 │ │ │ │ │ @ instruction: 0x01046eb1 │ │ │ │ │ @ instruction: 0x0118a1b8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2539294,21 +2539066,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r0, asr #23 │ │ │ │ │ @ instruction: 0x01046995 │ │ │ │ │ @ instruction: 0x0118a1b8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r8, lsl r9 │ │ │ │ │ + sbceq r6, r2, r0, asr #18 │ │ │ │ │ tsteq r4, r1, lsr #22 │ │ │ │ │ @ instruction: 0x0118a1b8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r8, asr #2 │ │ │ │ │ + sbceq r2, r2, r0, lsr #2 │ │ │ │ │ tsteq r4, sp, lsr fp │ │ │ │ │ @ instruction: 0x0118a1b8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r2, r2, r8, fp @ │ │ │ │ │ tsteq r4, r9, asr fp │ │ │ │ │ @@ -2539378,15 +2539150,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smullseq r4, r8, r8, lr │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, asr #23 │ │ │ │ │ + adcseq r9, sl, r8, ror #23 │ │ │ │ │ teqeq ip, r5, asr #10 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r3, [r1], #48 @ 0x30 │ │ │ │ │ teqeq r9, r1, ror #15 │ │ │ │ │ @@ -2539402,15 +2539174,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x0118e2d0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r0, asr ip │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r0, asr r3 │ │ │ │ │ + sbceq sp, r0, r8, ror r3 │ │ │ │ │ teqeq fp, r5 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r0, r8, lsr #11 │ │ │ │ │ teqeq fp, r5, lsl #1 │ │ │ │ │ @@ -2539474,15 +2539246,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r3, sl, r0, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r8, lsr r2 │ │ │ │ │ + adcseq r9, fp, r8, lsl #5 │ │ │ │ │ teqeq fp, r9, asr #8 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, asr #2 │ │ │ │ │ teqeq sl, sp, lsl sp │ │ │ │ │ @@ -2539774,15 +2539546,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r4, sp, r0, asr ip │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq ip, r2, r8, asr #22 │ │ │ │ │ teqeq r7, r9, lsr #21 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2539930,15 +2539702,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sl, r8, asr #28 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, lsl r4 │ │ │ │ │ + sbceq sp, r2, r0, asr #8 │ │ │ │ │ teqeq r7, r5, lsr #18 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x01168bf8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2539972,92 +2539744,92 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, r8, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r5, [r2], #0 │ │ │ │ │ + strdeq r5, [r2], #8 │ │ │ │ │ teqeq r7, r1, ror #16 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ sbcseq r8, sp, r0, lsl #23 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ tsteq r8, r0, lsl r0 │ │ │ │ │ andle fp, r5, r2, lsr #18 │ │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ │ andle r0, r0, r6, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq r6, r3, #200 @ 0xc8 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r4, [r6], r8 │ │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, rrx │ │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ │ - eoreq r6, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq r6, r3, #248 @ 0xf8 │ │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ │ strdle fp, [r5], -r9 │ │ │ │ │ tsteq r8, r8, asr r0 │ │ │ │ │ @ instruction: 0xd00002b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq r6, r3, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #1 │ │ │ │ │ tsteq r8, r8, ror r0 │ │ │ │ │ - eoreq r6, r3, #40, 2 │ │ │ │ │ + eoreq r6, r3, #64, 2 │ │ │ │ │ tsteq r8, r0, lsl #1 │ │ │ │ │ ldrdle pc, [r6], -r8 │ │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ │ andle r0, r0, r2, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #64, 2 │ │ │ │ │ + eoreq r6, r3, #88, 2 │ │ │ │ │ @ instruction: 0x0118b098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ │ @ instruction: 0x011d3590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [r8, -r0] │ │ │ │ │ adcseq r8, r0, r0, lsl #5 │ │ │ │ │ tsteq r7, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [r8, -r8] │ │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ │ - eoreq r6, r3, #112, 2 │ │ │ │ │ + eoreq r6, r3, #136, 2 @ 0x22 │ │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ │ andle ip, r5, r5, asr pc │ │ │ │ │ ldrsbeq fp, [r8, -r0] │ │ │ │ │ strhle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r6, r3, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #2 │ │ │ │ │ tsteq r8, r8, lsl #2 │ │ │ │ │ - eoreq r6, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r6, r3, #208, 2 @ 0x34 │ │ │ │ │ tsteq r8, r0, lsl #2 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ │ andle sp, r5, r5, lsl r0 │ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ │ andle r0, r0, ip, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r6, r3, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b198 │ │ │ │ │ tsteq r8, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2540066,34 +2539838,34 @@ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, asr r1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r6, r0, asr #1 │ │ │ │ │ + umlalseq r5, r6, r0, r0 │ │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq sl, r0, r8, r8 │ │ │ │ │ tsteq r8, r0, lsl #3 │ │ │ │ │ - eoreq r6, r3, #0, 4 │ │ │ │ │ + eoreq r6, r3, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq r8, r8, lsl #3 │ │ │ │ │ ldrdle r9, [fp], -r3 │ │ │ │ │ @ instruction: 0x0118b190 │ │ │ │ │ andle r0, r0, r1, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r6, r3, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ │ @ instruction: 0x0118b1b0 │ │ │ │ │ - eoreq r6, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r6, r3, #96, 4 │ │ │ │ │ @ instruction: 0x0118b1f8 │ │ │ │ │ andle r9, fp, r3, lsr #23 │ │ │ │ │ tsteq r8, r0, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ │ @ instruction: 0x011897b0 │ │ │ │ │ @@ -2540107,15 +2539879,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ │ andle r0, r0, r7, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #96, 4 │ │ │ │ │ + eoreq r6, r3, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d35d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2540297,59 +2540069,59 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, ror sp │ │ │ │ │ @ instruction: 0x0118b4f0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsl r5 │ │ │ │ │ - eoreq r6, r3, #144, 4 │ │ │ │ │ + eoreq r6, r3, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ │ andle r9, fp, r4, lsl r6 │ │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ │ andle r0, r0, r6, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r6, r3, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #11 │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, lsr #12 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ - eoreq r6, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r6, r3, #240, 4 │ │ │ │ │ strhteq sp, [sp], r0 │ │ │ │ │ smlalbbeq lr, r0, r8, ip │ │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ │ andle r9, fp, fp, asr #5 │ │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ │ andle r0, r0, r4, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #240, 4 │ │ │ │ │ + eoreq r6, r3, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ │ tsteq r8, r0, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ @ instruction: 0x0118b5b0 │ │ │ │ │ - eoreq r6, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r6, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ │ andle fp, r3, r1, ror r6 │ │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r2, sp, r8, r6 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2540358,15 +2540130,15 @@ │ │ │ │ │ sbcseq r9, r4, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x0118b5f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118b5f0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r5, r8, lsl r2 │ │ │ │ │ + adcseq r5, r5, r8, ror #3 │ │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ │ tsteq r8, r0, lsl #12 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ │ @@ -2540387,35 +2540159,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #31 │ │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ │ andle r0, r0, lr, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r6, r3, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #13 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ - eoreq r6, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r6, r3, #128, 6 │ │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ │ andle sl, r7, r6, lsr #17 │ │ │ │ │ @ instruction: 0x0118b698 │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #128, 6 │ │ │ │ │ + eoreq r6, r3, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl r7 │ │ │ │ │ @ instruction: 0x0118b6b8 │ │ │ │ │ - eoreq r6, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r6, r3, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ │ andle pc, r8, r6, lsl #13 │ │ │ │ │ tsteq r8, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr r6 │ │ │ │ │ @ instruction: 0x0118b5d0 │ │ │ │ │ @@ -2540423,53 +2540195,53 @@ │ │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr r6 │ │ │ │ │ @ instruction: 0x0118b6f0 │ │ │ │ │ andle r0, r0, r2, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r6, r3, #224, 6 @ 0x80000003 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r5, [fp], #128 @ 0x80 │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r7, r0, asr #23 │ │ │ │ │ tsteq sp, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr r7 │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrdeq r4, [lr], r0 @ │ │ │ │ │ + adceq r4, lr, r0, lsr #29 │ │ │ │ │ tsteq r8, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #14 │ │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ │ - eoreq r6, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r6, r3, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq r8, r0, asr r7 │ │ │ │ │ mulle fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ │ andle r0, r0, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r6, r3, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b7b8 │ │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ │ - eoreq r6, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r6, r3, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq r8, r0, lsl #15 │ │ │ │ │ andle lr, sp, r5, asr #32 │ │ │ │ │ tsteq r8, r8, lsl #15 │ │ │ │ │ andle r0, r0, ip, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r6, r3, #112, 8 @ 0x70000000 │ │ │ │ │ @ instruction: 0x0118b798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r6, [lr], r0 @ │ │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsr #17 │ │ │ │ │ @ instruction: 0x0118b7b0 │ │ │ │ │ @@ -2540483,61 +2540255,61 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0118b7d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r0, r0, ror r8 │ │ │ │ │ tsteq sp, r8, ror #15 │ │ │ │ │ tsteq r8, r8, ror #15 │ │ │ │ │ - eoreq r6, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r6, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ @ instruction: 0x0118b7f0 │ │ │ │ │ andle r1, sp, sl, lsr #27 │ │ │ │ │ @ instruction: 0x0118b7f8 │ │ │ │ │ andle r0, r0, lr, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r6, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ │ tsteq r8, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r6, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ │ andle ip, sp, lr, asr #3 │ │ │ │ │ tsteq r8, r0, asr #16 │ │ │ │ │ andle r0, r0, fp, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r6, r3, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #17 │ │ │ │ │ tsteq r8, r0, ror #16 │ │ │ │ │ - eoreq r6, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r6, r3, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ │ strdle sl, [ip], -r5 │ │ │ │ │ tsteq r8, r0, lsl #17 │ │ │ │ │ andle r0, r0, r2, ror #2 │ │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r6, r3, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b8f0 │ │ │ │ │ tsteq r8, r0, lsr #17 │ │ │ │ │ - eoreq r6, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r6, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r8, r8, lsr #17 │ │ │ │ │ strdle r2, [sp], -lr │ │ │ │ │ @ instruction: 0x0118b8d8 │ │ │ │ │ andle r0, r0, r8, ror #2 │ │ │ │ │ tsteq r8, r8, asr #17 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, asr #17 │ │ │ │ │ @@ -2540545,107 +2540317,107 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r8, lsl lr │ │ │ │ │ @ instruction: 0x0118b8d0 │ │ │ │ │ @ instruction: 0x0118b8b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r6, r3, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r8, r8, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, pc, r0, lsl #1 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b8f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ │ tsteq r8, r8, lsl #18 │ │ │ │ │ - eoreq r6, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r6, r3, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq r8, r0, lsl r9 │ │ │ │ │ andle r4, fp, ip, lsr #8 │ │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ │ andle r0, r0, r4, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r6, r3, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ │ sbcseq r9, r4, r0, ror #9 │ │ │ │ │ tsteq r8, r0, lsr r9 │ │ │ │ │ adcseq pc, pc, r8, ror sp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b990 │ │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ │ - eoreq r6, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r6, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq r1, r0, asr #25 │ │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ │ @ instruction: 0xd00e03b9 │ │ │ │ │ tsteq r8, r8, ror r9 │ │ │ │ │ andle r0, r0, r9, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r6, r3, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r2, pc, r0, asr #21 │ │ │ │ │ tsteq sp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ │ @ instruction: 0x0118b9b0 │ │ │ │ │ - eoreq r6, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r6, r3, #80, 12 @ 0x5000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0118b9b8 │ │ │ │ │ @ instruction: 0xd00ce5b9 │ │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ │ andle r0, r0, fp, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r6, r3, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118b9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ │ - eoreq r6, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r6, r3, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ │ andle sp, ip, lr, asr #6 │ │ │ │ │ @ instruction: 0x0118b9f0 │ │ │ │ │ andle r0, r0, sl, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r6, r3, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01134bf8 │ │ │ │ │ @ instruction: 0x011d3998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ │ - eoreq r6, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r6, r3, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ │ andle r0, sp, r8, lsr sp │ │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ │ andle r0, r0, ip, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r6, r3, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #22 │ │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ │ - eoreq r6, r3, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r6, r3, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r3, r5, r0, asr #5 │ │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118b8b0 │ │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ │ @@ -2540687,15 +2540459,15 @@ │ │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ │ tsteq r8, r8, lsl #22 │ │ │ │ │ @ instruction: 0xd00db2b8 │ │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r6, r3, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r2, r1, r8, asr #16 │ │ │ │ │ tsteq r8, r8, ror #21 │ │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r8, lsl fp │ │ │ │ │ @@ -2540716,92 +2540488,92 @@ │ │ │ │ │ tsteq r8, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118bbb8 │ │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ - adcseq r7, r5, r8, lsl #7 │ │ │ │ │ + adcseq r7, r5, r8, asr r3 │ │ │ │ │ tsteq sp, r8, asr #19 │ │ │ │ │ @ instruction: 0x0118bb98 │ │ │ │ │ - eoreq r6, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r6, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ │ @ instruction: 0xd00df2bc │ │ │ │ │ @ instruction: 0x0118bbb0 │ │ │ │ │ andle r0, r0, r9, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r6, r3, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ │ @ instruction: 0x0118bbd0 │ │ │ │ │ - eoreq r6, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r6, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x0118bbd8 │ │ │ │ │ andle r9, sp, r4, ror #25 │ │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ │ andle r0, r0, r1, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, lsr r2 │ │ │ │ │ @ instruction: 0x0118bbf0 │ │ │ │ │ tsteq r8, r0, ror #23 │ │ │ │ │ @ instruction: 0x0118bbf8 │ │ │ │ │ sbcseq r9, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r6, r3, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ - eoreq r6, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r6, r3, #0, 16 │ │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ │ andle r1, lr, pc, lsl #16 │ │ │ │ │ tsteq r8, r0, lsr ip │ │ │ │ │ andle r0, r0, r1, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #0, 16 │ │ │ │ │ + eoreq r6, r3, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ │ - eoreq r6, r3, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r6, r3, #72, 16 @ 0x480000 │ │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ │ andle r8, sp, lr, ror r7 │ │ │ │ │ tsteq r8, r0, ror #24 │ │ │ │ │ andle r0, r0, sp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r6, r3, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01142db8 │ │ │ │ │ tsteq sp, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118bc98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r0, lsl #11 │ │ │ │ │ + sbceq r6, r0, r0, lsr r5 │ │ │ │ │ @ instruction: 0x0118bc90 │ │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #25 │ │ │ │ │ tsteq r8, r8, lsr #25 │ │ │ │ │ - eoreq r6, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r6, r3, #144, 16 @ 0x900000 │ │ │ │ │ @ instruction: 0x0118bcb0 │ │ │ │ │ ldrdle r3, [sp], -r3 @ │ │ │ │ │ @ instruction: 0x0118bcb8 │ │ │ │ │ strdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r6, r3, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x0118bcf0 │ │ │ │ │ @@ -2540811,23 +2540583,23 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r9, r3, r8, asr r0 │ │ │ │ │ @ instruction: 0x0118bcf8 │ │ │ │ │ tsteq r8, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117c4b8 │ │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ │ - eoreq r6, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r6, r3, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ │ andle pc, ip, r0, ror fp @ │ │ │ │ │ tsteq r8, r0, lsr #26 │ │ │ │ │ andle r0, r0, sp, lsr #3 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r6, r3, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq sp, [r8], r0 │ │ │ │ │ @ instruction: 0x011d39f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, asr r3 │ │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ │ @@ -2540835,31 +2540607,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118bd90 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ - eoreq r6, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r6, r3, #32, 18 @ 0x80000 │ │ │ │ │ tsteq r8, r0, lsl #27 │ │ │ │ │ andle r2, lr, sl, lsl pc │ │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ │ sbcseq r9, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsl #10 │ │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ │ andle r0, r0, ip, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r6, r3, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118bd98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118bdf8 │ │ │ │ │ @ instruction: 0x0118bdd0 │ │ │ │ │ - eoreq r6, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r6, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0118bdb8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r0, lsr #2 │ │ │ │ │ tsteq r8, r8, asr #27 │ │ │ │ │ @@ -2540867,41 +2540639,41 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #2 │ │ │ │ │ @ instruction: 0x0118bdd8 │ │ │ │ │ andle ip, ip, r9, ror r1 │ │ │ │ │ tsteq r8, r0, ror #27 │ │ │ │ │ andle r0, r0, r7, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r6, r3, #128, 18 @ 0x200000 │ │ │ │ │ @ instruction: 0x0118bdf0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq pc, r1, r8, sl @ │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ │ tsteq r8, r0, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsl #8 │ │ │ │ │ tsteq sp, r0, asr #20 │ │ │ │ │ tsteq r8, r0, lsr #28 │ │ │ │ │ - eoreq r6, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r6, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ │ andle r8, ip, ip, ror #20 │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ │ andle r0, r0, r8, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r6, r3, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ strhteq r9, [ip], r8 │ │ │ │ │ @@ -2540941,15 +2540713,15 @@ │ │ │ │ │ @ instruction: 0x0118bef8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r0, lsl #30 │ │ │ │ │ sbceq r4, r0, r8, lsr r2 │ │ │ │ │ tsteq r8, r8, ror #29 │ │ │ │ │ @ instruction: 0x0118be98 │ │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ │ - eoreq r6, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r6, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r8, r8, lsr #30 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq ip, r0, r0, lsl #20 │ │ │ │ │ @@ -2540977,21 +2540749,21 @@ │ │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @ instruction: 0x0118bf98 │ │ │ │ │ andle r0, r0, sp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r6, r3, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr r1 │ │ │ │ │ @ instruction: 0x0118bfb8 │ │ │ │ │ - eoreq r6, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r6, r3, #64, 20 @ 0x40000 │ │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ │ andle r4, sp, r3, lsl #22 │ │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @ instruction: 0x0118bfd8 │ │ │ │ │ @@ -2541002,15 +2540774,15 @@ │ │ │ │ │ sbceq r7, r3, r8, asr pc │ │ │ │ │ @ instruction: 0x0118bff0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118bff8 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ tsteq r8, r8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ - rsceq r0, r9, r0, lsl #23 │ │ │ │ │ + rsceq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ @@ -2541047,26 +2540819,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl #1 │ │ │ │ │ tsteq r8, r8, lsr r0 │ │ │ │ │ @ instruction: 0x0118c090 │ │ │ │ │ ldrheq ip, [r8, -r0] │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrheq ip, [r8, -r8] │ │ │ │ │ - sbceq r6, r0, r0, lsl #11 │ │ │ │ │ + sbceq r6, r0, r0, lsr r5 │ │ │ │ │ tsteq r8, r0, lsr #1 │ │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ │ andle r0, r0, pc, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r6, r3, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - umlalseq pc, r0, r0, r2 @ │ │ │ │ │ + adcseq pc, r0, r0, asr #4 │ │ │ │ │ tsteq r8, r8, lsr #1 │ │ │ │ │ ldrsheq ip, [r8, -r0] │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbeq ip, [r8, -r8] │ │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ │ tsteq r8, r0, lsl #2 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2541093,49 +2540865,49 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118c198 │ │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ │ - eoreq r6, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r6, r3, #136, 20 @ 0x88000 │ │ │ │ │ tsteq r8, r8, ror r1 │ │ │ │ │ andle sp, sp, r9, lsl #3 │ │ │ │ │ tsteq r8, r0, lsl #3 │ │ │ │ │ andle r0, r0, r7, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r6, r3, #160, 20 @ 0xa0000 │ │ │ │ │ @ instruction: 0x0118c190 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ │ @ instruction: 0x0118c1b0 │ │ │ │ │ - eoreq r6, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r6, r3, #208, 20 @ 0xd0000 │ │ │ │ │ @ instruction: 0x0118c1b8 │ │ │ │ │ strdle r6, [sp], -r8 │ │ │ │ │ tsteq r8, r0, asr #3 │ │ │ │ │ andle r0, r0, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r6, r3, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118c1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118c1f8 │ │ │ │ │ tsteq r8, r0, ror #3 │ │ │ │ │ - eoreq r6, r3, #0, 22 │ │ │ │ │ + eoreq r6, r3, #24, 22 @ 0x6000 │ │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ │ andle r6, ip, r3, ror sp │ │ │ │ │ @ instruction: 0x0118c1f0 │ │ │ │ │ andle r0, r0, ip, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r6, r3, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ │ tsteq r8, r0, lsr #4 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ │ @@ -2541143,15 +2540915,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r0, r0, lsl #16 │ │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ │ - eoreq r6, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r6, r3, #96, 22 @ 0x18000 │ │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ │ andle r5, sp, r0, ror #20 │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl sl │ │ │ │ │ @ instruction: 0x011d3ab8 │ │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ │ @@ -2541208,24 +2540980,24 @@ │ │ │ │ │ tsteq r8, r0, ror #5 │ │ │ │ │ tsteq r8, r0, ror r2 │ │ │ │ │ @ instruction: 0x0118c2f0 │ │ │ │ │ tsteq r8, r0, asr #6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrhteq fp, [r5], r0 │ │ │ │ │ + adcseq fp, r5, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ │ sbceq r6, r0, r0, asr r3 │ │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ │ andle r0, r0, r4, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r6, r3, #120, 22 @ 0x1e000 │ │ │ │ │ adcseq sl, r1, r8, lsr #11 │ │ │ │ │ teqeq r0, r0, asr #3 │ │ │ │ │ tsteq r8, r8, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, ror r3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbteq lr, [r0], r8 │ │ │ │ │ @@ -2541417,15 +2541189,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #13 │ │ │ │ │ @ instruction: 0x0118c690 │ │ │ │ │ - eoreq r6, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r6, r3, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0118c698 │ │ │ │ │ andle r3, fp, r8, asr lr │ │ │ │ │ @ instruction: 0x0118c6b8 │ │ │ │ │ @@ -2541433,85 +2541205,85 @@ │ │ │ │ │ tsteq r8, r8, lsr #13 │ │ │ │ │ teqeq r0, r8, ror #3 │ │ │ │ │ @ instruction: 0x0118c6b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r6, r3, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ │ @ instruction: 0x0118c6d8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ │ sbcseq r9, r4, r0, ror #9 │ │ │ │ │ adceq sl, pc, r8, lsl #14 │ │ │ │ │ @ instruction: 0x0117c5d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0117c5d0 │ │ │ │ │ @ instruction: 0x0118c6f8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrhteq r5, [r6], r0 │ │ │ │ │ + adcseq r5, r6, r0, lsl #15 │ │ │ │ │ tsteq r8, r0, lsr #13 │ │ │ │ │ tsteq r8, r8, lsl r7 │ │ │ │ │ - eoreq r6, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r6, r3, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x01115db8 │ │ │ │ │ @ instruction: 0x0118c6d0 │ │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ │ strdle r4, [fp], -r5 │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ andle r0, r0, sl, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r6, r3, #8, 24 @ 0x800 │ │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118c790 │ │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsl #26 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ │ - eoreq r6, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r6, r3, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r8, r0, lsl #15 │ │ │ │ │ andle r8, r2, fp, lsr #29 │ │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ tsteq r8, r8, lsl #15 │ │ │ │ │ andle r0, r0, fp, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r6, r3, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118c798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #15 │ │ │ │ │ tsteq r8, r8, lsr #15 │ │ │ │ │ - eoreq r6, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r6, r3, #128, 24 @ 0x8000 │ │ │ │ │ @ instruction: 0x0118c7b0 │ │ │ │ │ mulsle r0, r4, r1 │ │ │ │ │ @ instruction: 0x0118c7b8 │ │ │ │ │ mulle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r6, r3, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ │ @ instruction: 0x0118c7d8 │ │ │ │ │ - eoreq r6, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r6, r3, #200, 24 @ 0xc800 │ │ │ │ │ tsteq r8, r0, lsr #17 │ │ │ │ │ strdle r6, [r8], -ip │ │ │ │ │ tsteq r8, r8, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, ip, r8, lsr sl │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ @ instruction: 0x0118c490 │ │ │ │ │ @@ -2541557,15 +2541329,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118c898 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsr #17 │ │ │ │ │ andle r0, r0, lr, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r6, r3, #224, 24 @ 0xe000 │ │ │ │ │ @ instruction: 0x0118c8b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r8, r3, r3 │ │ │ │ │ tsteq sp, r0, lsr #24 │ │ │ │ │ @ instruction: 0x0118c7f0 │ │ │ │ │ sbcseq pc, r4, r8, lsr #6 │ │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ │ @@ -2541597,15 +2541369,15 @@ │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ │ tsteq r8, r8, asr #18 │ │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r3, r0, asr r8 │ │ │ │ │ + sbceq r1, r3, r0, lsl #16 │ │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq r8, r0, ror #18 │ │ │ │ │ sbceq sl, r1, r8, lsl #5 │ │ │ │ │ @ instruction: 0x0118c990 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ tsteq r8, r0, lsl #19 │ │ │ │ │ @@ -2541615,15 +2541387,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r0, ror #4 │ │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118c998 │ │ │ │ │ - adcseq sl, ip, r0, ror #14 │ │ │ │ │ + adcseq sl, ip, r8, lsl #15 │ │ │ │ │ tsteq r8, r0, lsr #19 │ │ │ │ │ rscseq r8, r9, r8, asr pc │ │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ │ rscseq r8, sl, r8, asr #17 │ │ │ │ │ @ instruction: 0x0118c9b0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ │ @@ -2541666,56 +2541438,56 @@ │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq r8, r0, ror #20 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r4, lr, r8, lsr #5 │ │ │ │ │ + adceq r4, lr, r0, asr #4 │ │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sl, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118cab0 │ │ │ │ │ @ instruction: 0x0118ca98 │ │ │ │ │ - eoreq r6, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r6, r3, #16, 26 @ 0x400 │ │ │ │ │ @ instruction: 0x0118ca90 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r8, r0, lsr #21 │ │ │ │ │ andle sp, lr, fp, ror #3 │ │ │ │ │ tsteq r8, r8, lsr #21 │ │ │ │ │ andle r0, r0, r1, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r6, r3, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118cab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118caf0 │ │ │ │ │ tsteq r8, r8, asr #21 │ │ │ │ │ - eoreq r6, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r6, r3, #88, 26 @ 0x1600 │ │ │ │ │ @ instruction: 0x0118cad0 │ │ │ │ │ andle r3, sl, ip, ror #14 │ │ │ │ │ @ instruction: 0x0118cad8 │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r6, r3, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r8, r8, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, sp, r0, ror pc │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118caf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ │ - eoreq r6, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r6, r3, #160, 26 @ 0x2800 │ │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ │ @@ -2541759,15 +2541531,15 @@ │ │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ │ tsteq r8, r8, lsr fp │ │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ │ andle pc, r8, r5, lsl #28 │ │ │ │ │ @ instruction: 0x0118cbd0 │ │ │ │ │ mulle r0, r9, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r6, r3, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r8, r0, ror #23 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq ip, [r0], r0 │ │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ │ @ instruction: 0x0118cbf8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2541783,27 +2541555,27 @@ │ │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ │ sbceq r1, r0, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ │ - eoreq r6, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r6, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r8, r0, asr #24 │ │ │ │ │ andle r3, r6, ip, lsl sp │ │ │ │ │ tsteq r8, r8, asr #24 │ │ │ │ │ andle r0, r0, r1, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r6, r3, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ │ - eoreq r6, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r6, r3, #48, 28 @ 0x300 │ │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ │ andle r9, r2, ip, ror r1 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ andle r0, r0, pc, ror r1 │ │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r2, r0, r8, ror #1 │ │ │ │ │ @@ -2541863,15 +2541635,15 @@ │ │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ strdeq r7, [r0], #8 │ │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ │ @ instruction: 0x0118ccf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r6, r3, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ │ @ instruction: 0x0118cd98 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2541891,95 +2541663,95 @@ │ │ │ │ │ @ instruction: 0x0118cdb0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0118cdd8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ │ adcseq pc, pc, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, ror #27 │ │ │ │ │ - eoreq r6, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r6, r3, #120, 28 @ 0x780 │ │ │ │ │ @ instruction: 0x0118cdf0 │ │ │ │ │ strdle r9, [r2], -ip │ │ │ │ │ @ instruction: 0x0118cdf8 │ │ │ │ │ andle r0, r0, fp, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r6, r3, #144, 28 @ 0x900 │ │ │ │ │ adcseq ip, r6, r8, ror r4 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #28 │ │ │ │ │ + tsteq r8, r0, asr #28 │ │ │ │ │ + tsteq r8, r0, lsr #28 │ │ │ │ │ + eoreq r6, r3, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ │ - eoreq r6, r3, #168, 28 @ 0xa80 │ │ │ │ │ - tsteq r8, r0, lsr lr │ │ │ │ │ andle r9, r2, ip, ror r3 │ │ │ │ │ - tsteq r8, r0, asr #28 │ │ │ │ │ + tsteq r8, r0, lsr lr │ │ │ │ │ andle r0, r0, pc, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r3, #216, 28 @ 0xd80 │ │ │ │ │ tsteq r5, r8, asr #31 │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #28 │ │ │ │ │ + tsteq r8, r8, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, lsl #29 │ │ │ │ │ tsteq r8, r8, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r0, rrx │ │ │ │ │ tsteq sp, r0, asr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #29 │ │ │ │ │ + tsteq r8, r8, ror #28 │ │ │ │ │ + eoreq r6, r3, #8, 30 │ │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ │ - eoreq r6, r3, #240, 28 @ 0xf00 │ │ │ │ │ - tsteq r8, r8, ror lr │ │ │ │ │ ldrdle r9, [r2], -ip │ │ │ │ │ - tsteq r8, r0, lsl #29 │ │ │ │ │ + tsteq r8, r8, ror lr │ │ │ │ │ andle r0, r0, r1, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #8, 30 │ │ │ │ │ + eoreq r6, r3, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118ce90 │ │ │ │ │ + tsteq r8, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118ceb8 │ │ │ │ │ + @ instruction: 0x0118ceb0 │ │ │ │ │ + @ instruction: 0x0118ce98 │ │ │ │ │ + eoreq r6, r3, #80, 30 @ 0x140 │ │ │ │ │ tsteq r8, r0, lsr #29 │ │ │ │ │ - eoreq r6, r3, #56, 30 @ 0xe0 │ │ │ │ │ - tsteq r8, r8, lsr #29 │ │ │ │ │ mulle r1, r5, r7 │ │ │ │ │ - @ instruction: 0x0118ceb0 │ │ │ │ │ + tsteq r8, r8, lsr #29 │ │ │ │ │ andle r0, r0, r6, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r6, r3, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #29 │ │ │ │ │ + @ instruction: 0x0118ceb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x0118cef8 │ │ │ │ │ + tsteq r8, r0, ror #29 │ │ │ │ │ + eoreq r6, r3, #152, 30 @ 0x260 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, ror r3 │ │ │ │ │ @ instruction: 0x0118ced8 │ │ │ │ │ tsteq r8, r8, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r8, r8, ror #29 │ │ │ │ │ - eoreq r6, r3, #128, 30 @ 0x200 │ │ │ │ │ - @ instruction: 0x0118cef0 │ │ │ │ │ andle r1, r2, r4, asr #20 │ │ │ │ │ - @ instruction: 0x0118cef8 │ │ │ │ │ + @ instruction: 0x0118cef0 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r6, r3, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #30 │ │ │ │ │ + tsteq r8, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror pc │ │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ │ + tsteq r8, r0, lsl pc │ │ │ │ │ + eoreq r6, r3, #224, 30 @ 0x380 │ │ │ │ │ tsteq r8, r8, lsl pc │ │ │ │ │ - eoreq r6, r3, #200, 30 @ 0x320 │ │ │ │ │ - tsteq r8, r0, lsr #30 │ │ │ │ │ andle r8, r6, r1, lsr r9 │ │ │ │ │ - tsteq r8, r8, ror #30 │ │ │ │ │ + tsteq r8, r0, lsr #30 │ │ │ │ │ andle r0, r0, lr, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #8 │ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r1, r0, lsr #17 │ │ │ │ │ adceq r2, lr, r8, lsl #14 │ │ │ │ │ @@ -2541988,34 +2541760,34 @@ │ │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq sl, r0, r8, sl │ │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r5, r8, asr #8 │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r3, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror pc │ │ │ │ │ + tsteq r8, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr #31 │ │ │ │ │ + @ instruction: 0x0118cf98 │ │ │ │ │ + tsteq r8, r0, lsl #31 │ │ │ │ │ + eoreq r7, r3, #56 @ 0x38 │ │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ │ - eoreq r7, r3, #32 │ │ │ │ │ - @ instruction: 0x0118cf90 │ │ │ │ │ andle lr, r1, r4, asr r5 │ │ │ │ │ - @ instruction: 0x0118cf98 │ │ │ │ │ + @ instruction: 0x0118cf90 │ │ │ │ │ andle r0, r0, sp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #56 @ 0x38 │ │ │ │ │ + eoreq r7, r3, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #31 │ │ │ │ │ + tsteq r8, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #32 │ │ │ │ │ + tsteq r8, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x0118cfb0 │ │ │ │ │ + eoreq r7, r3, #128 @ 0x80 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ - eoreq r7, r3, #104 @ 0x68 │ │ │ │ │ + andle r1, ip, r0, lsr #25 │ │ │ │ │ @ instruction: 0x0118cff8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @ instruction: 0x0118cfd8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0118cfd0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2542037,33 +2541809,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r8, [ip], r8 @ │ │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ │ - andle r1, ip, r0, lsr #25 │ │ │ │ │ - tsteq r8, r8, lsr r0 │ │ │ │ │ andle r0, r0, r3, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #128 @ 0x80 │ │ │ │ │ + eoreq r7, r3, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #32 │ │ │ │ │ + tsteq r8, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror r0 │ │ │ │ │ + tsteq r8, r8, rrx │ │ │ │ │ + tsteq r8, r0, asr r0 │ │ │ │ │ + eoreq r7, r3, #200 @ 0xc8 │ │ │ │ │ tsteq r8, r8, asr r0 │ │ │ │ │ - eoreq r7, r3, #176 @ 0xb0 │ │ │ │ │ - tsteq r8, r0, rrx │ │ │ │ │ andle pc, r6, r3, ror #25 │ │ │ │ │ - tsteq r8, r8, rrx │ │ │ │ │ + tsteq r8, r0, rrx │ │ │ │ │ andle r0, r0, r6, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq r7, r3, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #1 │ │ │ │ │ + tsteq r8, r0, ror r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsheq sp, [r8, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x0118d090 │ │ │ │ │ tsteq r8, r8, ror r0 │ │ │ │ │ tsteq r8, r0, lsr #1 │ │ │ │ │ @@ -2542076,40 +2541848,40 @@ │ │ │ │ │ strheq lr, [r0, #-232] @ 0xffffff18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq lr, [r0, #-232] @ 0xffffff18 │ │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl #2 │ │ │ │ │ + ldrsbeq sp, [r8, -r0] │ │ │ │ │ + eoreq r7, r3, #16, 2 │ │ │ │ │ ldrsbeq sp, [r8, -r8] │ │ │ │ │ - eoreq r7, r3, #248 @ 0xf8 │ │ │ │ │ - ldrsheq sp, [r8, -r0] │ │ │ │ │ andle r9, r2, r2, ror #8 │ │ │ │ │ + ldrsheq sp, [r8, -r0] │ │ │ │ │ + andle r0, r0, sl, lsr r1 │ │ │ │ │ tsteq r8, r8, ror #1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, ip, r0, asr r1 │ │ │ │ │ ldrheq sp, [r8, -r8] │ │ │ │ │ - ldrsheq sp, [r8, -r8] │ │ │ │ │ - andle r0, r0, sl, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #16, 2 │ │ │ │ │ + eoreq r7, r3, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ │ + tsteq r8, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #5 │ │ │ │ │ + tsteq r8, r8, lsr #2 │ │ │ │ │ + tsteq r8, r0, lsl r1 │ │ │ │ │ + eoreq r7, r3, #88, 2 │ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ │ - eoreq r7, r3, #64, 2 │ │ │ │ │ - tsteq r8, r0, lsr #2 │ │ │ │ │ andle ip, r0, lr, lsr r1 │ │ │ │ │ - tsteq r8, r8, lsr #2 │ │ │ │ │ + tsteq r8, r0, lsr #2 │ │ │ │ │ mulle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #88, 2 │ │ │ │ │ + eoreq r7, r3, #112, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror #5 │ │ │ │ │ tsteq r8, r8, lsr r1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq lr, r1, r0, sl │ │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr #30 │ │ │ │ │ tsteq r8, r0, lsl #3 │ │ │ │ │ @@ -2542211,15 +2541983,15 @@ │ │ │ │ │ @ instruction: 0x0118d2d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118d2d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #9 │ │ │ │ │ + tsteq r8, r0, lsl #10 │ │ │ │ │ @ instruction: 0x0118d2f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, ror #31 │ │ │ │ │ tsteq sp, r0, lsl #25 │ │ │ │ │ tsteq r8, r0, lsl #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r1, r8, asr #28 │ │ │ │ │ @@ -2542338,80 +2542110,80 @@ │ │ │ │ │ tsteq r8, r8, asr #9 │ │ │ │ │ @ instruction: 0x0118d4d0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r8, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #10 │ │ │ │ │ + tsteq r8, r8, ror #9 │ │ │ │ │ + eoreq r7, r3, #160, 2 @ 0x28 │ │ │ │ │ @ instruction: 0x0118d4f0 │ │ │ │ │ - eoreq r7, r3, #136, 2 @ 0x22 │ │ │ │ │ - @ instruction: 0x0118d4f8 │ │ │ │ │ andle r1, r5, lr, lsl #8 │ │ │ │ │ - tsteq r8, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x0118d4f8 │ │ │ │ │ andle r0, r0, r0, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r7, r3, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl r5 │ │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #10 │ │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ │ + tsteq r8, r8, lsl r5 │ │ │ │ │ + eoreq r7, r3, #232, 2 @ 0x3a │ │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ │ - eoreq r7, r3, #208, 2 @ 0x34 │ │ │ │ │ - tsteq r8, r8, lsr #10 │ │ │ │ │ @ instruction: 0xd0051eb3 │ │ │ │ │ - tsteq r8, r0, lsr r5 │ │ │ │ │ + tsteq r8, r8, lsr #10 │ │ │ │ │ andle r0, r0, sl, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r7, r3, #0, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror #10 │ │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r0, r0, lsl #11 │ │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118d598 │ │ │ │ │ + @ instruction: 0x0118d5b8 │ │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d3c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r0], #192 @ 0xc0 │ │ │ │ │ tsteq r8, r8, lsl #11 │ │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ │ @ instruction: 0x0118d590 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #13 │ │ │ │ │ + tsteq r8, r0, lsr #11 │ │ │ │ │ + eoreq r7, r3, #48, 4 │ │ │ │ │ tsteq r8, r8, lsr #11 │ │ │ │ │ - eoreq r7, r3, #24, 4 @ 0x80000001 │ │ │ │ │ - @ instruction: 0x0118d5b0 │ │ │ │ │ @ instruction: 0xd005a1b1 │ │ │ │ │ - @ instruction: 0x0118d5b8 │ │ │ │ │ + @ instruction: 0x0118d5b0 │ │ │ │ │ andle r0, r0, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #48, 4 │ │ │ │ │ + eoreq r7, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #13 │ │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlaleq fp, sp, r0, r6 │ │ │ │ │ tsteq fp, r8, lsr pc │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ │ @ instruction: 0x0115ccd8 │ │ │ │ │ tsteq r7, r8, lsr #29 │ │ │ │ │ - sbceq r6, r2, r8, lsl r9 │ │ │ │ │ + sbceq r6, r2, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118d3b8 │ │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x0118d5f8 │ │ │ │ │ @@ -2542427,15 +2542199,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ │ @ instruction: 0x0115ccb0 │ │ │ │ │ @ instruction: 0x0118d5d8 │ │ │ │ │ - sbceq r2, r2, r8, asr #2 │ │ │ │ │ + sbceq r2, r2, r0, lsr #2 │ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr pc │ │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2542445,19 +2542217,19 @@ │ │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ sbceq r4, r0, r0, asr #18 │ │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118d690 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #16 │ │ │ │ │ + tsteq r8, r0, lsl r8 │ │ │ │ │ + @ instruction: 0x0118d698 │ │ │ │ │ + eoreq r7, r3, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ │ - eoreq r7, r3, #96, 4 │ │ │ │ │ + @ instruction: 0xd00531b4 │ │ │ │ │ @ instruction: 0x0118d6b8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0118d6b0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r0, r0, ror #9 │ │ │ │ │ tsteq r8, r0, asr #13 │ │ │ │ │ @@ -2542539,95 +2542311,95 @@ │ │ │ │ │ @ instruction: 0x0118d7d0 │ │ │ │ │ sbceq r0, r0, r0, lsl #11 │ │ │ │ │ @ instruction: 0x0118d7f8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, lsr #15 │ │ │ │ │ sbceq sp, r0, r8, asr #27 │ │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ │ - @ instruction: 0xd00531b4 │ │ │ │ │ - tsteq r8, r0, lsl r8 │ │ │ │ │ andle r0, r0, r9, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r7, r3, #144, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsr #16 │ │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ │ @ instruction: 0x0115ccd8 │ │ │ │ │ tsteq lr, r8, ror fp @ │ │ │ │ │ sbceq ip, r2, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr r8 │ │ │ │ │ + tsteq r8, r0, ror r8 │ │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq sl, [r5], r8 │ │ │ │ │ @ instruction: 0x011d3cb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #17 │ │ │ │ │ + tsteq r8, r8, asr r8 │ │ │ │ │ + eoreq r7, r3, #192, 4 │ │ │ │ │ tsteq r8, r0, ror #16 │ │ │ │ │ - eoreq r7, r3, #168, 4 @ 0x8000000a │ │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ │ andle r7, r4, pc, lsl #8 │ │ │ │ │ - tsteq r8, r0, ror r8 │ │ │ │ │ + tsteq r8, r8, ror #16 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #192, 4 │ │ │ │ │ + eoreq r7, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #17 │ │ │ │ │ tsteq r8, r0, lsl #17 │ │ │ │ │ @ instruction: 0x0115ccb0 │ │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ │ sbceq r1, r2, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118d890 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118d8b8 │ │ │ │ │ + @ instruction: 0x0118d8b0 │ │ │ │ │ + @ instruction: 0x0118d898 │ │ │ │ │ + eoreq r7, r3, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq r8, r0, lsr #17 │ │ │ │ │ - eoreq r7, r3, #240, 4 │ │ │ │ │ - tsteq r8, r8, lsr #17 │ │ │ │ │ andle r7, sl, r3, asr #25 │ │ │ │ │ - @ instruction: 0x0118d8b0 │ │ │ │ │ + tsteq r8, r8, lsr #17 │ │ │ │ │ mulle r0, sl, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r7, r3, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #17 │ │ │ │ │ + @ instruction: 0x0118d8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror #17 │ │ │ │ │ + tsteq r8, r0, ror #17 │ │ │ │ │ + tsteq r8, r8, asr #17 │ │ │ │ │ + eoreq r7, r3, #80, 6 @ 0x40000001 │ │ │ │ │ @ instruction: 0x0118d8d0 │ │ │ │ │ - eoreq r7, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ - @ instruction: 0x0118d8d8 │ │ │ │ │ andle r7, sl, pc, ror sl │ │ │ │ │ - tsteq r8, r0, ror #17 │ │ │ │ │ + @ instruction: 0x0118d8d8 │ │ │ │ │ andle r0, r0, lr, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r7, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118d8f0 │ │ │ │ │ + tsteq r8, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #18 │ │ │ │ │ + tsteq r8, r8, lsr r9 │ │ │ │ │ + @ instruction: 0x0118d8f8 │ │ │ │ │ + eoreq r7, r3, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ │ - eoreq r7, r3, #128, 6 │ │ │ │ │ - tsteq r8, r8, lsl #18 │ │ │ │ │ andle r7, sl, sl, ror #26 │ │ │ │ │ - tsteq r8, r8, lsr r9 │ │ │ │ │ + tsteq r8, r8, lsl #18 │ │ │ │ │ andle r0, r0, r4, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq r8, r0, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #20 │ │ │ │ │ + tsteq r8, r0, asr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #21 │ │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ adcseq r5, r0, r0, ror #18 │ │ │ │ │ @ instruction: 0x011942f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2542668,16 +2542440,16 @@ │ │ │ │ │ strheq r9, [r0], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x0118d9d8 │ │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d3cf8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118da90 │ │ │ │ │ + tsteq r8, r0, asr sl │ │ │ │ │ + eoreq r7, r3, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r8, r8, lsl sl │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, ror pc │ │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ │ @@ -2542687,207 +2542459,207 @@ │ │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ │ sbceq r2, r0, r0, ror #9 │ │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ │ - eoreq r7, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + ldrdle r8, [r8], -r6 │ │ │ │ │ tsteq r8, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r1, r0, asr #8 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ │ - ldrdle r8, [r8], -r6 │ │ │ │ │ - tsteq r8, r8, lsl #21 │ │ │ │ │ andle r0, r0, r9, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r8, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118dab8 │ │ │ │ │ + @ instruction: 0x0118da90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl fp │ │ │ │ │ @ instruction: 0x0118dab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, lsr #21 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r3, r2, r8, lsr r9 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr #22 │ │ │ │ │ + tsteq r8, r0, ror #21 │ │ │ │ │ + eoreq r7, r3, #40, 8 @ 0x28000000 │ │ │ │ │ @ instruction: 0x0118dad0 │ │ │ │ │ sbcseq fp, r3, r0, ror r6 │ │ │ │ │ adcseq pc, r4, r0, lsl #29 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq r8, r8, lsl #22 │ │ │ │ │ - eoreq r7, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + andle r8, r8, r0, ror r9 │ │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118daf8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, ip, r8, lsr sl │ │ │ │ │ tsteq r8, r0, asr #21 │ │ │ │ │ adcseq pc, lr, r8, ror #22 │ │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ │ - andle r8, r8, r0, ror r9 │ │ │ │ │ - tsteq r8, r8, lsl fp │ │ │ │ │ andle r0, r0, r5, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r7, r3, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #22 │ │ │ │ │ + tsteq r8, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr fp │ │ │ │ │ + tsteq r8, r8, asr #22 │ │ │ │ │ + tsteq r8, r0, lsr fp │ │ │ │ │ + eoreq r7, r3, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq r8, r8, lsr fp │ │ │ │ │ - eoreq r7, r3, #88, 8 @ 0x58000000 │ │ │ │ │ - tsteq r8, r0, asr #22 │ │ │ │ │ andle r8, r8, sp, ror r4 │ │ │ │ │ - tsteq r8, r8, asr #22 │ │ │ │ │ + tsteq r8, r0, asr #22 │ │ │ │ │ andle r0, r0, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r7, r3, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #22 │ │ │ │ │ + tsteq r8, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #23 │ │ │ │ │ - tsteq r8, r0, ror fp │ │ │ │ │ - eoreq r7, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ │ + tsteq r8, r0, ror #22 │ │ │ │ │ + eoreq r7, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq r8, r8, ror #22 │ │ │ │ │ ldrdle r7, [r8], -ip │ │ │ │ │ - tsteq r8, r0, lsl #23 │ │ │ │ │ + tsteq r8, r0, ror fp │ │ │ │ │ andle r0, r0, r4, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r7, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, lsl #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118dbd0 │ │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ │ + eoreq r7, r3, #0, 10 │ │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ │ sbcseq r9, r4, r0, ror #9 │ │ │ │ │ adceq r1, ip, r0, lsr #20 │ │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #23 │ │ │ │ │ - @ instruction: 0x0118dbb8 │ │ │ │ │ - eoreq r7, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ - @ instruction: 0x0118dbd0 │ │ │ │ │ + @ instruction: 0x0118dbb0 │ │ │ │ │ andle r8, r8, r2, lsl #20 │ │ │ │ │ + @ instruction: 0x0118dbb8 │ │ │ │ │ + andle r0, r0, pc, asr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, ip, r8, lsl sl │ │ │ │ │ @ instruction: 0x0118db90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118dbd8 │ │ │ │ │ - andle r0, r0, pc, asr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, lsl ip │ │ │ │ │ tsteq r8, r8, ror #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #24 │ │ │ │ │ + eoreq r7, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + tsteq r8, r0, lsl #24 │ │ │ │ │ + ldrdle r7, [r8], -sp │ │ │ │ │ @ instruction: 0x0118dbf8 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ │ - eoreq r7, r3, #48, 10 @ 0xc000000 │ │ │ │ │ - tsteq r8, r0, lsl ip │ │ │ │ │ - ldrdle r7, [r8], -sp │ │ │ │ │ - tsteq r8, r0, lsr #24 │ │ │ │ │ andle r0, r0, r3, asr #28 │ │ │ │ │ - adcseq r2, sp, r0, ror #28 │ │ │ │ │ - teqeq r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r7, r3, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr ip │ │ │ │ │ + tsteq r8, r0, lsr #24 │ │ │ │ │ + adcseq r2, sp, r0, ror #28 │ │ │ │ │ + teqeq r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118dcd0 │ │ │ │ │ - tsteq r8, r0, asr #24 │ │ │ │ │ - eoreq r7, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ │ + tsteq r8, r0, lsr ip │ │ │ │ │ + eoreq r7, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + tsteq r8, r8, lsr ip │ │ │ │ │ andle r7, sl, lr, lsr fp │ │ │ │ │ + tsteq r8, r0, asr #24 │ │ │ │ │ + andle r0, r0, lr, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq r8, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ │ teqeq r0, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, ror r3 │ │ │ │ │ adcseq r0, ip, r8, ror #9 │ │ │ │ │ tsteq sp, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118dc90 │ │ │ │ │ - andle r0, r0, lr, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsl lr │ │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118dcf0 │ │ │ │ │ tsteq r8, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, asr r0 │ │ │ │ │ adcseq r0, pc, r8, lsl #9 │ │ │ │ │ @ instruction: 0x011d3db8 │ │ │ │ │ @ instruction: 0x0118dcb8 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r7, r0, r0, lsr r5 │ │ │ │ │ tsteq r8, r0, lsr #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118dcd8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl sp │ │ │ │ │ - tsteq r8, r8, ror #25 │ │ │ │ │ - eoreq r7, r3, #192, 10 @ 0x30000000 │ │ │ │ │ - @ instruction: 0x0118dcf0 │ │ │ │ │ + eoreq r7, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq r8, r0, ror #25 │ │ │ │ │ andle r1, sl, r0, asr #28 │ │ │ │ │ - @ instruction: 0x0118dcf8 │ │ │ │ │ + tsteq r8, r8, ror #25 │ │ │ │ │ andle r0, r0, r6, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r7, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118dcf8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, asr #26 │ │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ │ + eoreq r7, r3, #32, 12 @ 0x2000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr pc │ │ │ │ │ - tsteq r8, r8, lsr sp │ │ │ │ │ - eoreq r7, r3, #8, 12 @ 0x800000 │ │ │ │ │ - tsteq r8, r0, asr #26 │ │ │ │ │ + tsteq r8, r0, lsr sp │ │ │ │ │ andle r3, r7, lr, asr #27 │ │ │ │ │ - tsteq r8, r0, asr sp │ │ │ │ │ + tsteq r8, r8, lsr sp │ │ │ │ │ andle r0, r0, r1, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r3, r0, lsl #31 │ │ │ │ │ + eoreq r7, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + sbceq r9, r3, r0, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror #30 │ │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, lr, r8, ror #6 │ │ │ │ │ @ instruction: 0x011d3dd0 │ │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ │ sbceq r4, r0, r8, ror #13 │ │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ │ @@ -2542998,32 +2542770,32 @@ │ │ │ │ │ sbceq pc, r2, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010bd198 │ │ │ │ │ tsteq r8, r8, lsr #30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror pc │ │ │ │ │ + eoreq r7, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq r8, r0, asr pc │ │ │ │ │ + andle r2, r5, r1, asr #2 │ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r0, [r0], r8 │ │ │ │ │ tsteq sp, r8, ror #27 │ │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ │ - eoreq r7, r3, #80, 12 @ 0x5000000 │ │ │ │ │ - tsteq r8, r0, ror #30 │ │ │ │ │ - andle r2, r5, r1, asr #2 │ │ │ │ │ - tsteq r8, r8, ror #30 │ │ │ │ │ andle r0, r0, r2, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r7, r3, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrheq lr, [r8, -r8] │ │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ │ + eoreq r7, r3, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r3, pc, r0, lsr #6 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr #27 │ │ │ │ │ tsteq r8, r0, ror #31 │ │ │ │ │ @@ -2543062,18 +2542834,18 @@ │ │ │ │ │ @ instruction: 0x0118dff8 │ │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ │ sbceq r5, r0, r8, lsl lr │ │ │ │ │ tsteq r8, r0, lsl r0 │ │ │ │ │ @ instruction: 0x0118dfb8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #1 │ │ │ │ │ + tsteq r8, r8, lsr r0 │ │ │ │ │ + ldrdle pc, [r0], -r0 │ │ │ │ │ ldrheq lr, [r8, -r0] │ │ │ │ │ - eoreq r7, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + strdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r6, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq lr, [r0], r8 │ │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ │ tsteq r8, r0, rrx │ │ │ │ │ @@ -2543085,125 +2542857,125 @@ │ │ │ │ │ tsteq r8, r8, asr r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r0, lsl #1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ adcseq r4, pc, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ + ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x0118e098 │ │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ tsteq r8, r8, lsr #1 │ │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - ldrheq lr, [r8, -r8] │ │ │ │ │ - ldrdle pc, [r0], -r0 │ │ │ │ │ - tsteq r8, r0, asr #1 │ │ │ │ │ - strdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r7, r3, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq lr, [r8, -r0] │ │ │ │ │ + tsteq r8, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq lr, [r8, -r8] │ │ │ │ │ - tsteq r8, r0, ror #1 │ │ │ │ │ - eoreq r7, r3, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r8, r8, ror #1 │ │ │ │ │ + ldrsbeq lr, [r8, -r0] │ │ │ │ │ + eoreq r7, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + ldrsbeq lr, [r8, -r8] │ │ │ │ │ andle r0, r1, r6, asr #1 │ │ │ │ │ - ldrsheq lr, [r8, -r0] │ │ │ │ │ + tsteq r8, r0, ror #1 │ │ │ │ │ andle r0, r0, r5, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r7, r3, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl #2 │ │ │ │ │ + ldrsheq lr, [r8, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #2 │ │ │ │ │ - tsteq r8, r0, lsl r1 │ │ │ │ │ - eoreq r7, r3, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ │ + tsteq r8, r0, lsl #2 │ │ │ │ │ + eoreq r7, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + tsteq r8, r8, lsl #2 │ │ │ │ │ mulle r2, sl, sl │ │ │ │ │ - tsteq r8, r0, lsr #2 │ │ │ │ │ + tsteq r8, r0, lsl r1 │ │ │ │ │ andle r0, r0, r3, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r7, r3, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr r1 │ │ │ │ │ + tsteq r8, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr r1 │ │ │ │ │ + tsteq r8, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, asr r1 │ │ │ │ │ + tsteq r8, r8, lsr r1 │ │ │ │ │ + eoreq r7, r3, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ │ - eoreq r7, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ - tsteq r8, r8, asr #2 │ │ │ │ │ andle r1, r2, lr, lsl fp │ │ │ │ │ - tsteq r8, r0, asr r1 │ │ │ │ │ + tsteq r8, r8, asr #2 │ │ │ │ │ andle r0, r0, r3, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r7, r3, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #2 │ │ │ │ │ + tsteq r8, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118e1d8 │ │ │ │ │ + tsteq r8, r8, lsr #3 │ │ │ │ │ + tsteq r8, r8, ror #2 │ │ │ │ │ + eoreq r7, r3, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ │ - eoreq r7, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ - tsteq r8, r0, lsr #3 │ │ │ │ │ andle fp, r9, r6, ror pc │ │ │ │ │ + tsteq r8, r0, lsr #3 │ │ │ │ │ + mulle r0, r8, r3 │ │ │ │ │ @ instruction: 0x0118e190 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, lsl #3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r3], #240 @ 0xf0 │ │ │ │ │ @ instruction: 0x0118e198 │ │ │ │ │ tsteq r8, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #7 │ │ │ │ │ - tsteq r8, r8, lsr #3 │ │ │ │ │ - mulle r0, r8, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r7, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118e1d8 │ │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, asr #3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r2], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0118e1d0 │ │ │ │ │ @ instruction: 0x0118e1b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq lr, r0, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ │ + tsteq r8, r8, ror #3 │ │ │ │ │ + eoreq r7, r3, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x0118e1f0 │ │ │ │ │ - eoreq r7, r3, #0, 16 │ │ │ │ │ - @ instruction: 0x0118e1f8 │ │ │ │ │ andle r2, r5, r0, asr #11 │ │ │ │ │ - tsteq r8, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x0118e1f8 │ │ │ │ │ ldrdle r0, [r0], -r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r7, r3, #48, 16 @ 0x300000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118e298 │ │ │ │ │ + eoreq r7, r3, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010ffeb8 │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, ror #29 │ │ │ │ │ + sbceq r5, r0, r8, lsl #30 │ │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ │ tsteq r8, r0, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r8, r0, ror #4 │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ tsteq r8, r0, ror r2 │ │ │ │ │ @@ -2543216,38 +2542988,38 @@ │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ │ sbceq r1, r0, r0, asr #28 │ │ │ │ │ @ instruction: 0x0118e290 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118e2f0 │ │ │ │ │ + tsteq r8, r0, lsr #5 │ │ │ │ │ + andle r5, r5, ip, asr #9 │ │ │ │ │ @ instruction: 0x0118e2b8 │ │ │ │ │ - eoreq r7, r3, #72, 16 @ 0x480000 │ │ │ │ │ + andle r0, r0, r0, lsr #5 │ │ │ │ │ @ instruction: 0x0118e2b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, lr, r0, lsr #1 │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ - tsteq r8, r0, asr #5 │ │ │ │ │ - andle r5, r5, ip, asr #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #120, 16 @ 0x780000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ │ - andle r0, r0, r0, lsr #5 │ │ │ │ │ tsteq r8, r0, ror r3 │ │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ │ tsteq r8, r0, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq lr, [r5], r0 │ │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #8 │ │ │ │ │ @ instruction: 0x0118e3b0 │ │ │ │ │ + eoreq r7, r3, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq r8, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, lr, r8, asr #2 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r0, r5, r8, asr #4 │ │ │ │ │ @@ -2543283,65 +2543055,65 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror r3 │ │ │ │ │ tsteq r8, r8, lsr #6 │ │ │ │ │ tsteq r8, r0, lsl #7 │ │ │ │ │ tsteq r8, r0, lsr #7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ │ - strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ + ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x0118e390 │ │ │ │ │ tsteq r8, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl r4 │ │ │ │ │ - tsteq r8, r0, asr #7 │ │ │ │ │ - eoreq r7, r3, #144, 16 @ 0x900000 │ │ │ │ │ - tsteq r8, r8, lsl #8 │ │ │ │ │ + @ instruction: 0x0118e3b8 │ │ │ │ │ mulle r5, lr, r8 │ │ │ │ │ + tsteq r8, r0, asr #7 │ │ │ │ │ + @ instruction: 0xd00001bf │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #192, 16 @ 0xc00000 │ │ │ │ │ @ instruction: 0x0118e3d0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq lr, r0, r8, asr #1 │ │ │ │ │ + adcseq lr, r0, r0, lsr #1 │ │ │ │ │ @ instruction: 0x0118e398 │ │ │ │ │ tsteq r8, r0, ror #7 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ │ @ instruction: 0x0118e3f0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0118e3d8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r0, lsl #8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ │ ldrdeq r0, [r3], #240 @ 0xf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, lsl r4 │ │ │ │ │ - @ instruction: 0xd00001bf │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror #8 │ │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl r5 │ │ │ │ │ + eoreq r7, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + tsteq r8, r0, asr r4 │ │ │ │ │ + andle pc, r9, sl, asr #1 │ │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, lsr r4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sp, [r1], #152 @ 0x98 │ │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ │ tsteq r8, r0, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq sl, r0, r8, ip │ │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ │ - eoreq r7, r3, #216, 16 @ 0xd80000 │ │ │ │ │ - tsteq r8, r0, ror #8 │ │ │ │ │ - andle pc, r9, sl, asr #1 │ │ │ │ │ - tsteq r8, r8, ror #8 │ │ │ │ │ andle r0, r0, lr, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r7, r3, #8, 18 @ 0x20000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, lsl #11 │ │ │ │ │ tsteq r8, r8, ror r4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r9, [r5], r0 │ │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118e1b0 │ │ │ │ │ tsteq r8, r8, asr #9 │ │ │ │ │ @@ -2543374,16 +2543146,16 @@ │ │ │ │ │ tsteq r8, r0, ror #9 │ │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ │ strdeq r6, [r0], #48 @ 0x30 │ │ │ │ │ @ instruction: 0x0118e4f0 │ │ │ │ │ @ instruction: 0x0118e498 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ + eoreq r7, r3, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r1, [r1], r8 │ │ │ │ │ tsteq sp, r0, ror #28 │ │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r0, lsl #1 │ │ │ │ │ @@ -2543396,26 +2543168,26 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ │ strdeq r2, [r2], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118e590 │ │ │ │ │ - tsteq r8, r8, ror r5 │ │ │ │ │ - eoreq r7, r3, #32, 18 @ 0x80000 │ │ │ │ │ - tsteq r8, r0, lsl #11 │ │ │ │ │ + tsteq r8, r0, ror r5 │ │ │ │ │ andle sl, r5, pc, ror r4 │ │ │ │ │ - tsteq r8, r8, lsl #11 │ │ │ │ │ + tsteq r8, r8, ror r5 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r7, r3, #80, 18 @ 0x140000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118e6b0 │ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ │ + eoreq r7, r3, #128, 18 @ 0x200000 │ │ │ │ │ tsteq r8, r0, lsr #11 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq lr, [r4], r8 │ │ │ │ │ tsteq r9, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ │ tsteq r8, r0, lsl #12 │ │ │ │ │ @@ -2543428,15 +2543200,15 @@ │ │ │ │ │ strheq sl, [r0, #-192] @ 0xffffff40 │ │ │ │ │ @ instruction: 0x0118e5d8 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sl, [r0, #-192] @ 0xffffff40 │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r6, pc, r0, lsl r9 @ │ │ │ │ │ + ldrdeq r6, [pc], r8 @ │ │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ │ @ instruction: 0x0118e5f8 │ │ │ │ │ smlalbbeq sl, r0, r8, ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118e5d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118e5f0 │ │ │ │ │ @@ -2543449,28 +2543221,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ tsteq r8, r8, lsr #11 │ │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ │ - sbceq r5, r0, r0, ror #29 │ │ │ │ │ + sbceq r5, r0, r8, lsl #30 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #13 │ │ │ │ │ - tsteq r8, r0, ror #12 │ │ │ │ │ - eoreq r7, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ - @ instruction: 0x0118e6b0 │ │ │ │ │ + tsteq r8, r8, asr r6 │ │ │ │ │ mulle r7, r8, r2 │ │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ │ + andle r0, r0, lr, lsl #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrhteq lr, [r0], r8 │ │ │ │ │ + adcseq lr, r0, r0, ror #21 │ │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ │ @ instruction: 0x0118e4b0 │ │ │ │ │ @@ -2543478,86 +2543250,86 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsr #13 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0118e690 │ │ │ │ │ strheq sp, [r1], #152 @ 0x98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118e6b8 │ │ │ │ │ - andle r0, r0, lr, lsl #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ │ tsteq r8, r0, lsl #14 │ │ │ │ │ + eoreq r7, r3, #200, 18 @ 0x320000 │ │ │ │ │ @ instruction: 0x0118e6d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ │ cmpeq r6, r0, ror #29 │ │ │ │ │ @ instruction: 0x0118e6f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118e6f0 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #14 │ │ │ │ │ + tsteq r8, r8, lsl #14 │ │ │ │ │ + andle sp, r5, lr, asr #1 │ │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ │ - eoreq r7, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + andle r0, r0, sl, asr r7 │ │ │ │ │ tsteq r8, r8, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d3e90 │ │ │ │ │ - tsteq r8, r8, lsr #14 │ │ │ │ │ - andle sp, r5, lr, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #224, 18 @ 0x380000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ │ - andle r0, r0, sl, asr r7 │ │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #200, 18 @ 0x320000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror r7 │ │ │ │ │ - tsteq r8, r0, ror #14 │ │ │ │ │ - eoreq r7, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ │ + tsteq r8, r0, asr r7 │ │ │ │ │ + eoreq r7, r3, #16, 20 @ 0x10000 │ │ │ │ │ + tsteq r8, r8, asr r7 │ │ │ │ │ strdle r6, [lr], -r4 │ │ │ │ │ - tsteq r8, r0, ror r7 │ │ │ │ │ + tsteq r8, r0, ror #14 │ │ │ │ │ andle r0, r0, r9, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r7, r3, #40, 20 @ 0x28000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, lsr #15 │ │ │ │ │ tsteq r8, r8, lsl #15 │ │ │ │ │ + eoreq r7, r3, #88, 20 @ 0x58000 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #15 │ │ │ │ │ - @ instruction: 0x0118e798 │ │ │ │ │ - eoreq r7, r3, #64, 20 @ 0x40000 │ │ │ │ │ - tsteq r8, r0, lsr #15 │ │ │ │ │ + @ instruction: 0x0118e790 │ │ │ │ │ andle r5, lr, r7, asr sl │ │ │ │ │ - tsteq r8, r0, asr #15 │ │ │ │ │ + @ instruction: 0x0118e798 │ │ │ │ │ andle r0, r0, sp, lsr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #112, 20 @ 0x70000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, asr #15 │ │ │ │ │ @ instruction: 0x0118e7b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r1, r0, asr #29 │ │ │ │ │ tsteq sp, r0, asr #29 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118e890 │ │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ │ + eoreq r7, r3, #160, 20 @ 0xa0000 │ │ │ │ │ @ instruction: 0x0118e7d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r6, sp, r8, r3 │ │ │ │ │ @ instruction: 0x011d3ed8 │ │ │ │ │ @ instruction: 0x0118e6d8 │ │ │ │ │ sbceq r1, r3, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0118e7f0 │ │ │ │ │ @@ -2543592,46 +2543364,46 @@ │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr #17 │ │ │ │ │ - tsteq r8, r8, lsl #17 │ │ │ │ │ - eoreq r7, r3, #136, 20 @ 0x88000 │ │ │ │ │ - @ instruction: 0x0118e890 │ │ │ │ │ + tsteq r8, r0, lsl #17 │ │ │ │ │ andle r5, r5, r1, ror r7 │ │ │ │ │ - @ instruction: 0x0118e898 │ │ │ │ │ + tsteq r8, r8, lsl #17 │ │ │ │ │ andle r0, r0, r1, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r7, r3, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #17 │ │ │ │ │ + @ instruction: 0x0118e898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118e8d0 │ │ │ │ │ - @ instruction: 0x0118e8b8 │ │ │ │ │ - eoreq r7, r3, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r8, r0, asr #17 │ │ │ │ │ + tsteq r8, r8, lsr #17 │ │ │ │ │ + eoreq r7, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + @ instruction: 0x0118e8b0 │ │ │ │ │ andle sp, r5, r1, ror #16 │ │ │ │ │ - tsteq r8, r8, asr #17 │ │ │ │ │ + @ instruction: 0x0118e8b8 │ │ │ │ │ andle r0, r0, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r7, r3, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, asr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl pc │ │ │ │ │ tsteq r8, r8, ror #17 │ │ │ │ │ + eoreq r7, r3, #48, 22 @ 0xc000 │ │ │ │ │ tsteq r8, r0, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, pc, r0, lsl #2 │ │ │ │ │ @ instruction: 0x011d3ef0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #30 │ │ │ │ │ + @ instruction: 0x0118e8f0 │ │ │ │ │ + @ instruction: 0xd00239ba │ │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ │ - eoreq r7, r3, #24, 22 @ 0x6000 │ │ │ │ │ + andle r0, r0, r9, asr r0 │ │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq pc, r8, r8, r3 @ │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ tsteq r8, r0, ror #15 │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ │ @@ -2543639,15 +2543411,15 @@ │ │ │ │ │ tsteq r8, r8, asr #18 │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, lsr r9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r1, r0, lsr #27 │ │ │ │ │ + sbceq pc, r1, r8, asr #27 │ │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #26 │ │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ │ @@ -2543728,15 +2543500,15 @@ │ │ │ │ │ tsteq r8, r0, lsl #21 │ │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0118ea98 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r6, r5, r0, asr #28 │ │ │ │ │ + adcseq r6, r5, r0, ror lr │ │ │ │ │ @ instruction: 0x01194698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r8, r8, lsr #21 │ │ │ │ │ hvceq 2776 @ 0xad8 │ │ │ │ │ @@ -2543785,15 +2543557,15 @@ │ │ │ │ │ tsteq r8, r8, ror #22 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r0, asr fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ │ - sbceq pc, r1, r0, lsr #27 │ │ │ │ │ + sbceq pc, r1, r8, asr #27 │ │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r0, #-168] @ 0xffffff58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2544014,46 +2543786,46 @@ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - tsteq r8, r8, lsl pc │ │ │ │ │ - @ instruction: 0xd00239ba │ │ │ │ │ - tsteq r8, r0, lsr #30 │ │ │ │ │ - andle r0, r0, r9, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r7, r3, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr pc │ │ │ │ │ + tsteq r8, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr pc │ │ │ │ │ - tsteq r8, r0, asr #30 │ │ │ │ │ - eoreq r7, r3, #96, 22 @ 0x18000 │ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ │ + tsteq r8, r0, lsr pc │ │ │ │ │ + eoreq r7, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + tsteq r8, r8, lsr pc │ │ │ │ │ andle lr, r0, r7, asr r8 │ │ │ │ │ - tsteq r8, r0, asr pc │ │ │ │ │ + tsteq r8, r0, asr #30 │ │ │ │ │ strhle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r7, r3, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #30 │ │ │ │ │ + tsteq r8, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #1 @ │ │ │ │ │ + tsteq r8, r8, lsl #31 │ │ │ │ │ + tsteq r8, r0, ror #30 │ │ │ │ │ + eoreq r7, r3, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ │ + andle lr, r5, r6, lsl #3 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ - eoreq r7, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + @ instruction: 0xd00002bc │ │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, pc, r0, lsr sl @ │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ - tsteq r8, r8, lsl #31 │ │ │ │ │ - andle lr, r5, r6, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #216, 22 @ 0x36000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror r0 @ │ │ │ │ │ - @ instruction: 0xd00002bc │ │ │ │ │ @ instruction: 0x0118ef98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, lr, r8, ror sp │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2544074,15 +2543846,15 @@ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r8, r0, ror #31 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ tsteq r8, r8 @ │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ - sbcseq r0, fp, r0, lsl #23 │ │ │ │ │ + sbcseq r8, sl, r0, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ tsteq r8, r8, lsl r0 @ │ │ │ │ │ teqeq r0, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118eff8 │ │ │ │ │ @@ -2544104,16 +2543876,16 @@ │ │ │ │ │ sbceq r7, r0, r8, lsr #6 │ │ │ │ │ tsteq r8, r8, asr #32 @ │ │ │ │ │ @ instruction: 0x0118eff0 │ │ │ │ │ tsteq r8, r0, ror r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #192, 22 @ 0x30000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118f1d0 │ │ │ │ │ tsteq r8, r8, lsl #1 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq r0, [r1], r8 │ │ │ │ │ tsteq r8, r0, asr r0 @ │ │ │ │ │ @ instruction: 0x0118f098 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r0, lsl #1 @ │ │ │ │ │ @@ -2544122,16 +2543894,16 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0118f090 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrheq pc, [r8, -r8] @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, lsr #1 @ │ │ │ │ │ sbceq r0, r3, r0, ror #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, ror #2 @ │ │ │ │ │ + eoreq r7, r3, #8, 24 @ 0x800 │ │ │ │ │ ldrsbeq pc, [r8, -r0] @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r6, r8, lsl sp │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ tsteq r8, r8, lsl r1 @ │ │ │ │ │ @@ -2544164,20 +2543936,20 @@ │ │ │ │ │ tsteq r8, r0, lsr r1 @ │ │ │ │ │ tsteq r8, r8, asr r1 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r0, ror #2 @ │ │ │ │ │ sbceq r4, r0, r0, lsl #26 │ │ │ │ │ tsteq r8, r8, asr #2 @ │ │ │ │ │ ldrsheq pc, [r8, -r0] @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #3 @ │ │ │ │ │ - tsteq r8, r8, ror r1 @ │ │ │ │ │ - eoreq r7, r3, #240, 22 @ 0x3c000 │ │ │ │ │ - @ instruction: 0x0118f1d0 │ │ │ │ │ + tsteq r8, r0, ror r1 @ │ │ │ │ │ ldrdle pc, [r4], -r4 │ │ │ │ │ + tsteq r8, r8, ror r1 @ │ │ │ │ │ + andle r0, r0, r6, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #32, 24 @ 0x2000 │ │ │ │ │ tsteq r8, r8, lsl #3 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r8, ror r6 │ │ │ │ │ tsteq r8, r0, asr r1 @ │ │ │ │ │ @ instruction: 0x0118f198 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r0, lsl #3 @ │ │ │ │ │ @@ -2544190,254 +2543962,254 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, lsr #3 @ │ │ │ │ │ sbceq pc, r2, r0, ror r1 @ │ │ │ │ │ tsteq r8, r8, asr #3 @ │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118f1d8 │ │ │ │ │ - andle r0, r0, r6, asr #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #4 @ │ │ │ │ │ @ instruction: 0x0118f1f0 │ │ │ │ │ + eoreq r7, r3, #80, 24 @ 0x5000 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr r2 @ │ │ │ │ │ - tsteq r8, r0, lsl #4 @ │ │ │ │ │ - eoreq r7, r3, #56, 24 @ 0x3800 │ │ │ │ │ - tsteq r8, r8, lsl #4 @ │ │ │ │ │ + @ instruction: 0x0118f1f8 │ │ │ │ │ andle r6, r1, r0, lsl #5 │ │ │ │ │ - tsteq r8, r8, lsr #4 @ │ │ │ │ │ + tsteq r8, r0, lsl #4 @ │ │ │ │ │ andle r0, r0, pc, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #104, 24 @ 0x6800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsr #4 @ │ │ │ │ │ tsteq r8, r8, lsl r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r1, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #31 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror r2 @ │ │ │ │ │ tsteq r8, r8, lsr r2 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl #5 @ │ │ │ │ │ + eoreq r7, r3, #152, 24 @ 0x9800 │ │ │ │ │ + tsteq r8, r0, asr #4 @ │ │ │ │ │ + strdle pc, [r0], -r7 │ │ │ │ │ tsteq r8, r8, ror #4 @ │ │ │ │ │ - eoreq r7, r3, #128, 24 @ 0x8000 │ │ │ │ │ + andle r0, r0, r3, lsr #1 │ │ │ │ │ tsteq r8, r0, asr r2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #9 │ │ │ │ │ tsteq r8, r0, ror #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ - tsteq r8, r0, ror r2 @ │ │ │ │ │ - strdle pc, [r0], -r7 │ │ │ │ │ - tsteq r8, r8, ror r2 @ │ │ │ │ │ - andle r0, r0, r3, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r7, r3, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #5 @ │ │ │ │ │ + tsteq r8, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #5 @ │ │ │ │ │ - @ instruction: 0x0118f298 │ │ │ │ │ - eoreq r7, r3, #200, 24 @ 0xc800 │ │ │ │ │ tsteq r8, r0, lsr #5 @ │ │ │ │ │ + tsteq r8, r8, lsl #5 @ │ │ │ │ │ + eoreq r7, r3, #224, 24 @ 0xe000 │ │ │ │ │ + @ instruction: 0x0118f290 │ │ │ │ │ strdle r5, [r1], -fp │ │ │ │ │ - @ instruction: 0x0118f2b8 │ │ │ │ │ + @ instruction: 0x0118f298 │ │ │ │ │ andle r0, r0, sp, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #248, 24 @ 0xf800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118f2b8 │ │ │ │ │ @ instruction: 0x0118f2b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d3f98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #224, 24 @ 0xe000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118f2f0 │ │ │ │ │ - @ instruction: 0x0118f2d8 │ │ │ │ │ - eoreq r7, r3, #16, 26 @ 0x400 │ │ │ │ │ tsteq r8, r0, ror #5 @ │ │ │ │ │ + tsteq r8, r8, asr #5 @ │ │ │ │ │ + eoreq r7, r3, #40, 26 @ 0xa00 │ │ │ │ │ + @ instruction: 0x0118f2d0 │ │ │ │ │ andle ip, r0, pc, asr #3 │ │ │ │ │ - tsteq r8, r8, ror #5 @ │ │ │ │ │ + @ instruction: 0x0118f2d8 │ │ │ │ │ andle r0, r0, sl, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r7, r3, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118f2f8 │ │ │ │ │ + tsteq r8, r8, ror #5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr r3 @ │ │ │ │ │ + @ instruction: 0x0118f2f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsr #6 @ │ │ │ │ │ + tsteq r8, r0, lsl #6 @ │ │ │ │ │ + eoreq r7, r3, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r8, r8, lsl #6 @ │ │ │ │ │ - eoreq r7, r3, #88, 26 @ 0x1600 │ │ │ │ │ - tsteq r8, r0, lsl r3 @ │ │ │ │ │ andle r0, r0, ip, lsr #23 │ │ │ │ │ - tsteq r8, r8, lsr #6 @ │ │ │ │ │ + tsteq r8, r0, lsl r3 @ │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #136, 26 @ 0x2200 │ │ │ │ │ tsteq r8, r0, lsr #6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, ror #11 │ │ │ │ │ @ instruction: 0x011d3fb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #6 @ │ │ │ │ │ + tsteq r8, r0, lsr r3 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror #6 @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror #6 @ │ │ │ │ │ + tsteq r8, r8, asr #6 @ │ │ │ │ │ + eoreq r7, r3, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r8, r0, asr r3 @ │ │ │ │ │ - eoreq r7, r3, #160, 26 @ 0x2800 │ │ │ │ │ - tsteq r8, r8, asr r3 @ │ │ │ │ │ andle lr, r5, r3, ror #8 │ │ │ │ │ - tsteq r8, r0, ror #6 @ │ │ │ │ │ + tsteq r8, r8, asr r3 @ │ │ │ │ │ andle r0, r0, r2, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r7, r3, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror r3 @ │ │ │ │ │ + tsteq r8, r8, ror #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #7 @ │ │ │ │ │ + tsteq r8, r0, lsr #7 @ │ │ │ │ │ + tsteq r8, r8, ror r3 @ │ │ │ │ │ + eoreq r7, r3, #0, 28 │ │ │ │ │ tsteq r8, r0, lsl #7 @ │ │ │ │ │ - eoreq r7, r3, #232, 26 @ 0x3a00 │ │ │ │ │ - tsteq r8, r8, lsl #7 @ │ │ │ │ │ andle r7, r1, sl, lsl pc │ │ │ │ │ - tsteq r8, r0, lsr #7 @ │ │ │ │ │ + tsteq r8, r8, lsl #7 @ │ │ │ │ │ andle r0, r0, ip, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #24, 28 @ 0x180 │ │ │ │ │ @ instruction: 0x0118f398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r0, asr pc @ │ │ │ │ │ tsteq sp, r8, asr #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118f3b0 │ │ │ │ │ + tsteq r8, r8, lsr #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #7 @ │ │ │ │ │ - tsteq r8, r0, asr #7 @ │ │ │ │ │ - eoreq r7, r3, #48, 28 @ 0x300 │ │ │ │ │ @ instruction: 0x0118f3d0 │ │ │ │ │ + @ instruction: 0x0118f3b8 │ │ │ │ │ + eoreq r7, r3, #72, 28 @ 0x480 │ │ │ │ │ + tsteq r8, r0, asr #7 @ │ │ │ │ │ mulle r2, sp, r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #7 @ │ │ │ │ │ - @ instruction: 0x0118f3d8 │ │ │ │ │ + tsteq r8, r8, asr #7 @ │ │ │ │ │ andle r0, r0, r3, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r7, r3, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror #7 @ │ │ │ │ │ + @ instruction: 0x0118f3d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #8 @ │ │ │ │ │ + tsteq r8, r0, lsr r4 @ │ │ │ │ │ + tsteq r8, r8, ror #7 @ │ │ │ │ │ + eoreq r7, r3, #144, 28 @ 0x900 │ │ │ │ │ + tsteq r8, r0, lsr #8 @ │ │ │ │ │ + @ instruction: 0xd0033fb4 │ │ │ │ │ tsteq r8, r8, lsl #8 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r0, lsl #8 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq pc, r2, r0, r4 @ │ │ │ │ │ tsteq r8, r8, lsl r4 @ │ │ │ │ │ @ instruction: 0x0118f3f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #28 │ │ │ │ │ tsteq r8, r8, lsr #8 @ │ │ │ │ │ - eoreq r7, r3, #120, 28 @ 0x780 │ │ │ │ │ - tsteq r8, r0, lsr r4 @ │ │ │ │ │ - @ instruction: 0xd0033fb4 │ │ │ │ │ - tsteq r8, r8, lsr r4 @ │ │ │ │ │ andle r0, r0, r3, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r7, r3, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #8 @ │ │ │ │ │ + tsteq r8, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror r4 @ │ │ │ │ │ - tsteq r8, r8, asr r4 @ │ │ │ │ │ - eoreq r7, r3, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r8, r0, ror #8 @ │ │ │ │ │ + tsteq r8, r8, asr #8 @ │ │ │ │ │ + eoreq r7, r3, #216, 28 @ 0xd80 │ │ │ │ │ + tsteq r8, r0, asr r4 @ │ │ │ │ │ andle r3, r2, r4, lsl sl │ │ │ │ │ - tsteq r8, r8, ror #8 @ │ │ │ │ │ + tsteq r8, r8, asr r4 @ │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r7, r3, #240, 28 @ 0xf00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, ror #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118f4d0 │ │ │ │ │ tsteq r8, r0, lsl #9 @ │ │ │ │ │ + eoreq r7, r3, #32, 30 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118f4f0 │ │ │ │ │ + tsteq r8, r8, lsr #9 @ │ │ │ │ │ + @ instruction: 0xd0096eb3 │ │ │ │ │ @ instruction: 0x0118f490 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r8, r0, lsr #9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, ror lr │ │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ │ @ instruction: 0x0118f4b8 │ │ │ │ │ - eoreq r7, r3, #8, 30 │ │ │ │ │ + andle r0, r0, pc, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ - @ instruction: 0x0118f4d0 │ │ │ │ │ - @ instruction: 0xd0096eb3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r8, r8, asr #9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsl #1 │ │ │ │ │ + adcseq r6, r6, r8, lsl r1 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118f4d8 │ │ │ │ │ - andle r0, r0, pc, asr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #32, 30 @ 0x80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, lsl r5 @ │ │ │ │ │ tsteq r8, r8, ror #9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, lr, r8, lsr #14 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118f4f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr r5 @ │ │ │ │ │ - tsteq r8, r8, lsl #10 @ │ │ │ │ │ - eoreq r7, r3, #80, 30 @ 0x140 │ │ │ │ │ - tsteq r8, r0, lsl r5 @ │ │ │ │ │ + eoreq r7, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + tsteq r8, r0, lsl #10 @ │ │ │ │ │ ldrdle sl, [r7], -r3 │ │ │ │ │ - tsteq r8, r8, lsr #10 @ │ │ │ │ │ + tsteq r8, r8, lsl #10 @ │ │ │ │ │ andle r0, r0, r7, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #128, 30 @ 0x200 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsr #10 @ │ │ │ │ │ tsteq r8, r0, lsr #10 @ │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r0, lsr #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #104, 30 @ 0x1a0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl #11 @ │ │ │ │ │ - tsteq r8, r8, asr #10 @ │ │ │ │ │ - eoreq r7, r3, #152, 30 @ 0x260 │ │ │ │ │ tsteq r8, r0, asr r5 @ │ │ │ │ │ + tsteq r8, r8, lsr r5 @ │ │ │ │ │ + eoreq r7, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + tsteq r8, r0, asr #10 @ │ │ │ │ │ andle ip, r0, r2, lsl #10 │ │ │ │ │ - tsteq r8, r8, ror #10 @ │ │ │ │ │ + tsteq r8, r8, asr #10 @ │ │ │ │ │ andle r0, r0, sl, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r7, r3, #200, 30 @ 0x320 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, ror #10 @ │ │ │ │ │ tsteq r8, r0, ror #10 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r4, [lr], r0 @ │ │ │ │ │ tsteq fp, r0, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, asr #12 @ │ │ │ │ │ tsteq r8, r8, ror r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r8, lsl #11 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118f698 │ │ │ │ │ + eoreq r8, r3, #8 │ │ │ │ │ + tsteq r8, r8, lsr #12 @ │ │ │ │ │ + andle sl, r8, r5, asr #12 │ │ │ │ │ @ instruction: 0x0118f598 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r6, r0, asr #2 │ │ │ │ │ @ instruction: 0x011947d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118f3f0 │ │ │ │ │ tsteq r8, r0, ror #11 @ │ │ │ │ │ @@ -2544465,163 +2544237,163 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror #11 @ │ │ │ │ │ tsteq r8, r0, lsr #11 @ │ │ │ │ │ @ instruction: 0x0118f5f8 │ │ │ │ │ tsteq r8, r8, lsl r6 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r0, lsr #12 @ │ │ │ │ │ - sbceq r4, r0, r0, asr #28 │ │ │ │ │ + sbceq r4, r0, r8, ror #28 │ │ │ │ │ tsteq r8, r8, lsl #12 @ │ │ │ │ │ @ instruction: 0x0118f5b8 │ │ │ │ │ tsteq r8, r0, lsr r6 @ │ │ │ │ │ - eoreq r7, r3, #224, 30 @ 0x380 │ │ │ │ │ - tsteq r8, r8, asr #12 @ │ │ │ │ │ - andle sl, r8, r5, asr #12 │ │ │ │ │ + andle r0, r0, r8, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r3, #32 │ │ │ │ │ tsteq r8, r0, asr #12 @ │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, r3, r0, lsr #12 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118f690 │ │ │ │ │ - andle r0, r0, r8, asr #32 │ │ │ │ │ tsteq r8, r8, asr r6 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - ldrhteq sp, [r0], r8 │ │ │ │ │ + adcseq sp, r0, r0, ror #15 │ │ │ │ │ tsteq r8, r0, lsl r6 @ │ │ │ │ │ tsteq r8, r8, ror #12 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r0, asr r6 @ │ │ │ │ │ tsteq r8, r8, lsl #9 @ │ │ │ │ │ tsteq r8, r8, ror r6 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r0, ror #12 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r8, r8, lsl #13 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, ror r6 @ │ │ │ │ │ smulleq pc, r2, r0, r4 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, asr #13 @ │ │ │ │ │ tsteq r8, r0, lsr #13 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror #13 @ │ │ │ │ │ + eoreq r8, r3, #80 @ 0x50 │ │ │ │ │ + tsteq r8, r8, lsr #13 @ │ │ │ │ │ + andle r5, r8, r6, lsl pc │ │ │ │ │ tsteq r8, r0, asr #13 @ │ │ │ │ │ - eoreq r8, r3, #56 @ 0x38 │ │ │ │ │ + andle r0, r0, r8, asr r1 │ │ │ │ │ @ instruction: 0x0118f6b8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - tsteq r8, r8, asr #13 @ │ │ │ │ │ - andle r5, r8, r6, lsl pc │ │ │ │ │ - @ instruction: 0x0118f6d0 │ │ │ │ │ - andle r0, r0, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #80 @ 0x50 │ │ │ │ │ + eoreq r8, r3, #104 @ 0x68 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118f6d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #14 @ │ │ │ │ │ tsteq r8, r0, ror #13 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0118f6f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl r7 @ │ │ │ │ │ - tsteq r8, r0, lsl #14 @ │ │ │ │ │ - eoreq r8, r3, #128 @ 0x80 │ │ │ │ │ - tsteq r8, r8, lsl #14 @ │ │ │ │ │ + eoreq r8, r3, #152 @ 0x98 │ │ │ │ │ + @ instruction: 0x0118f6f8 │ │ │ │ │ andle r2, pc, r5, lsr #21 │ │ │ │ │ - tsteq r8, r0, lsl r7 @ │ │ │ │ │ + tsteq r8, r0, lsl #14 @ │ │ │ │ │ andle r0, r0, sl, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #152 @ 0x98 │ │ │ │ │ + eoreq r8, r3, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr #14 @ │ │ │ │ │ + tsteq r8, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr r7 @ │ │ │ │ │ + tsteq r8, r8, lsr #14 @ │ │ │ │ │ + tsteq r8, r0, lsr #14 @ │ │ │ │ │ + eoreq r8, r3, #224 @ 0xe0 │ │ │ │ │ tsteq r8, r0, lsr r7 @ │ │ │ │ │ - eoreq r8, r3, #200 @ 0xc8 │ │ │ │ │ - tsteq r8, r8, lsr r7 @ │ │ │ │ │ strdle r3, [r5], -r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r8, r0, asr #14 @ │ │ │ │ │ + tsteq r8, r8, lsr r7 @ │ │ │ │ │ andle r0, r0, sl, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq r8, r3, #248 @ 0xf8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, asr r7 @ │ │ │ │ │ tsteq r8, r0, asr r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #14 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #15 @ │ │ │ │ │ + tsteq r8, r0, lsr #15 @ │ │ │ │ │ + tsteq r8, r8, ror r7 @ │ │ │ │ │ + eoreq r8, r3, #40, 2 │ │ │ │ │ tsteq r8, r0, ror r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq fp, pc, r8, pc @ │ │ │ │ │ tsteq sp, r0, lsl #1 │ │ │ │ │ tsteq r8, r0, lsl #15 @ │ │ │ │ │ - eoreq r8, r3, #16, 2 │ │ │ │ │ - @ instruction: 0x0118f798 │ │ │ │ │ @ instruction: 0xd0052eb9 │ │ │ │ │ + @ instruction: 0x0118f798 │ │ │ │ │ + andle r0, r0, sl, asr #2 │ │ │ │ │ @ instruction: 0x0118f790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r0, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011d9098 │ │ │ │ │ - tsteq r8, r0, lsr #15 @ │ │ │ │ │ - andle r0, r0, sl, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #40, 2 │ │ │ │ │ + eoreq r8, r3, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118f7b0 │ │ │ │ │ + tsteq r8, r8, lsr #15 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118f7d8 │ │ │ │ │ + @ instruction: 0x0118f7d0 │ │ │ │ │ + @ instruction: 0x0118f7b8 │ │ │ │ │ + eoreq r8, r3, #112, 2 │ │ │ │ │ tsteq r8, r0, asr #15 @ │ │ │ │ │ - eoreq r8, r3, #88, 2 │ │ │ │ │ - tsteq r8, r8, asr #15 @ │ │ │ │ │ andle r3, r5, r8, lsl r0 │ │ │ │ │ - @ instruction: 0x0118f7d0 │ │ │ │ │ + tsteq r8, r8, asr #15 @ │ │ │ │ │ ldrdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #112, 2 │ │ │ │ │ + eoreq r8, r3, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #15 @ │ │ │ │ │ + @ instruction: 0x0118f7d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl r8 @ │ │ │ │ │ + tsteq r8, r0, lsl r8 @ │ │ │ │ │ + tsteq r8, r8, ror #15 @ │ │ │ │ │ + eoreq r8, r3, #184, 2 @ 0x2e │ │ │ │ │ @ instruction: 0x0118f7f0 │ │ │ │ │ - eoreq r8, r3, #160, 2 @ 0x28 │ │ │ │ │ - tsteq r8, r8, lsl #16 @ │ │ │ │ │ andle lr, r8, r9, lsl #11 │ │ │ │ │ + tsteq r8, r8, lsl #16 @ │ │ │ │ │ + ldrdle r2, [r0], -sp │ │ │ │ │ tsteq r8, r0, lsl #16 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r9, [sp, -r0] │ │ │ │ │ - tsteq r8, r0, lsl r8 @ │ │ │ │ │ - ldrdle r2, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r8, r3, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr #16 @ │ │ │ │ │ + tsteq r8, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #16 @ │ │ │ │ │ + tsteq r8, r0, asr #16 @ │ │ │ │ │ + tsteq r8, r8, lsr #16 @ │ │ │ │ │ + eoreq r8, r3, #0, 4 │ │ │ │ │ tsteq r8, r0, lsr r8 @ │ │ │ │ │ - eoreq r8, r3, #232, 2 @ 0x3a │ │ │ │ │ - tsteq r8, r8, lsr r8 @ │ │ │ │ │ andle r7, r4, sl, lsl r9 │ │ │ │ │ - tsteq r8, r0, asr #16 @ │ │ │ │ │ + tsteq r8, r8, lsr r8 @ │ │ │ │ │ mulle r0, fp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #0, 4 │ │ │ │ │ + eoreq r8, r3, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr r8 @ │ │ │ │ │ + tsteq r8, r8, asr #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror #19 @ │ │ │ │ │ + @ instruction: 0x0118f9b8 │ │ │ │ │ + tsteq r8, r0, ror #16 @ │ │ │ │ │ + eoreq r8, r3, #72, 4 @ 0x80000004 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq r8, r8, ror #16 @ │ │ │ │ │ - eoreq r8, r3, #48, 4 │ │ │ │ │ - @ instruction: 0x0118f9b0 │ │ │ │ │ andle r2, r7, r7, asr #2 │ │ │ │ │ + @ instruction: 0x0118f9b0 │ │ │ │ │ + @ instruction: 0xd00002b9 │ │ │ │ │ tsteq r8, r8, ror r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r8, r8, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ │ tsteq r8, r8, lsl #18 │ │ │ │ │ strdeq r6, [r0], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0118f890 │ │ │ │ │ @@ -2544694,108 +2544466,108 @@ │ │ │ │ │ sbceq r7, r2, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r8, lsr r2 │ │ │ │ │ tsteq r8, r8, lsr #19 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x0118f9b8 │ │ │ │ │ - @ instruction: 0xd00002b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r8, r3, #96, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, ror #19 @ │ │ │ │ │ tsteq r8, r8, asr #19 @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0118f9d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r0, r8, asr #12 │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror #19 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #20 @ │ │ │ │ │ + tsteq r8, r0, asr #20 @ │ │ │ │ │ + tsteq r8, r8, lsl sl @ │ │ │ │ │ + eoreq r8, r3, #144, 4 │ │ │ │ │ tsteq r8, r0, lsl sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsr #26 │ │ │ │ │ tsteq r8, r8, lsl #20 @ │ │ │ │ │ @ instruction: 0x0118f9f8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #2 │ │ │ │ │ tsteq r8, r0, lsr #20 @ │ │ │ │ │ - eoreq r8, r3, #120, 4 @ 0x80000007 │ │ │ │ │ - tsteq r8, r8, lsr #20 @ │ │ │ │ │ mulle r9, r7, r5 │ │ │ │ │ - tsteq r8, r0, asr #20 @ │ │ │ │ │ + tsteq r8, r8, lsr #20 @ │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r3, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r8, r8, lsr sl @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr sl @ │ │ │ │ │ + tsteq r8, r8, asr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #21 @ │ │ │ │ │ + tsteq r8, r0, lsl #21 @ │ │ │ │ │ + tsteq r8, r8, asr sl @ │ │ │ │ │ + eoreq r8, r3, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r8, r0, ror #20 @ │ │ │ │ │ - eoreq r8, r3, #192, 4 │ │ │ │ │ - tsteq r8, r8, ror #20 @ │ │ │ │ │ andle fp, r3, r0, ror r7 │ │ │ │ │ - tsteq r8, r0, lsl #21 @ │ │ │ │ │ + tsteq r8, r8, ror #20 @ │ │ │ │ │ mulle r0, r6, r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r3, #240, 4 │ │ │ │ │ tsteq r8, r8, ror sl @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118fa90 │ │ │ │ │ + tsteq r8, r8, lsl #21 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118fab8 │ │ │ │ │ + @ instruction: 0x0118fab0 │ │ │ │ │ + @ instruction: 0x0118fa98 │ │ │ │ │ + eoreq r8, r3, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq r8, r0, lsr #21 @ │ │ │ │ │ - eoreq r8, r3, #8, 6 @ 0x20000000 │ │ │ │ │ - tsteq r8, r8, lsr #21 @ │ │ │ │ │ andle fp, r3, pc, lsr #26 │ │ │ │ │ - @ instruction: 0x0118fab0 │ │ │ │ │ + tsteq r8, r8, lsr #21 @ │ │ │ │ │ andle r0, r0, r1, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r8, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #21 @ │ │ │ │ │ + @ instruction: 0x0118fab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl fp @ │ │ │ │ │ + tsteq r8, r0, ror #21 @ │ │ │ │ │ + tsteq r8, r8, asr #21 @ │ │ │ │ │ + eoreq r8, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x0118fad0 │ │ │ │ │ - eoreq r8, r3, #80, 6 @ 0x40000001 │ │ │ │ │ - @ instruction: 0x0118fad8 │ │ │ │ │ andle r9, r2, pc, lsl r4 │ │ │ │ │ - tsteq r8, r0, ror #21 @ │ │ │ │ │ + @ instruction: 0x0118fad8 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r8, r3, #128, 6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, lsl fp @ │ │ │ │ │ tsteq r8, r0, lsr #23 @ │ │ │ │ │ andle r0, r0, #0 │ │ │ │ │ @ instruction: 0x0118faf8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r8, r0, lsl #22 @ │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r8, r8, lsl #22 @ │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl fp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror fp @ │ │ │ │ │ + tsteq r8, r0, ror fp @ │ │ │ │ │ + tsteq r8, r0, lsr #22 @ │ │ │ │ │ + eoreq r8, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq r8, r0, ror #22 @ │ │ │ │ │ - eoreq r8, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + @ instruction: 0xd00343b7 │ │ │ │ │ tsteq r8, r0, lsr fp @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r7, ip, r0, ror r1 │ │ │ │ │ @ instruction: 0x0118faf0 │ │ │ │ │ tsteq r8, r0, asr fp @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r8, r8, asr #22 @ │ │ │ │ │ @@ -2544803,27 +2544575,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r3, r0, lsl r2 │ │ │ │ │ tsteq r8, r8, asr fp @ │ │ │ │ │ tsteq r8, r0, asr #22 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl #30 │ │ │ │ │ tsteq r8, r8, ror #22 @ │ │ │ │ │ - @ instruction: 0xd00343b7 │ │ │ │ │ - tsteq r8, r0, ror fp @ │ │ │ │ │ andle r0, r0, r3, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r8, r3, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl #23 @ │ │ │ │ │ + tsteq r8, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsl #24 @ │ │ │ │ │ + @ instruction: 0x0118fbf8 │ │ │ │ │ + tsteq r8, r8, lsl #23 @ │ │ │ │ │ + eoreq r8, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ @ instruction: 0x0118fb90 │ │ │ │ │ - eoreq r8, r3, #224, 6 @ 0x80000003 │ │ │ │ │ - @ instruction: 0x0118fbf0 │ │ │ │ │ andle r4, r3, pc, lsl #8 │ │ │ │ │ + @ instruction: 0x0118fbf0 │ │ │ │ │ + andle r0, r0, r2, rrx │ │ │ │ │ tsteq r8, r8, lsr #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, lsl ip @ │ │ │ │ │ andsle r0, r0, r0 │ │ │ │ │ ldrhteq r8, [ip], r8 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ tsteq r8, r0, lsl #17 @ │ │ │ │ │ @@ -2544838,64 +2544610,64 @@ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r8, r0, ror #23 @ │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ tsteq r8, r8, ror #23 @ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r0], #88 @ 0x58 │ │ │ │ │ - @ instruction: 0x0118fbf8 │ │ │ │ │ - andle r0, r0, r2, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r8, r3, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #24 @ │ │ │ │ │ + tsteq r8, r0, lsl #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr ip @ │ │ │ │ │ + tsteq r8, r0, lsr ip @ │ │ │ │ │ + tsteq r8, r0, lsl ip @ │ │ │ │ │ + eoreq r8, r3, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r8, r0, lsr #24 @ │ │ │ │ │ - eoreq r8, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + mulle r5, r1, lr │ │ │ │ │ tsteq r8, r8, ror ip @ │ │ │ │ │ andle r8, r0, r0 │ │ │ │ │ tsteq r8, r8, lsr #24 @ │ │ │ │ │ - mulle r5, r1, lr │ │ │ │ │ - tsteq r8, r0, lsr ip @ │ │ │ │ │ ldrdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r8, r3, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr #24 @ │ │ │ │ │ + tsteq r8, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, ror #24 @ │ │ │ │ │ + tsteq r8, r0, ror #24 @ │ │ │ │ │ + tsteq r8, r8, asr #24 @ │ │ │ │ │ + eoreq r8, r3, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq r8, r0, asr ip @ │ │ │ │ │ - eoreq r8, r3, #112, 8 @ 0x70000000 │ │ │ │ │ - tsteq r8, r8, asr ip @ │ │ │ │ │ andle pc, r4, fp, lsr r3 @ │ │ │ │ │ - tsteq r8, r0, ror #24 @ │ │ │ │ │ + tsteq r8, r8, asr ip @ │ │ │ │ │ andle r0, r0, r4, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r8, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, ror ip @ │ │ │ │ │ + tsteq r8, r8, ror #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr #25 @ │ │ │ │ │ + @ instruction: 0x0118fc98 │ │ │ │ │ + tsteq r8, r0, lsl #25 @ │ │ │ │ │ + eoreq r8, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r8, r0, asr #27 @ │ │ │ │ │ andle r0, r0, r0, lsl #8 │ │ │ │ │ tsteq r8, r8, lsl #25 @ │ │ │ │ │ - eoreq r8, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ - @ instruction: 0x0118fc90 │ │ │ │ │ andle lr, r0, r8, lsl r9 │ │ │ │ │ - @ instruction: 0x0118fc98 │ │ │ │ │ + @ instruction: 0x0118fc90 │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r8, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsr #25 @ │ │ │ │ │ + tsteq r8, r0, lsr #25 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0118fdb8 │ │ │ │ │ + tsteq r8, r0, ror sp @ │ │ │ │ │ + @ instruction: 0x0118fcb0 │ │ │ │ │ + eoreq r8, r3, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq r8, r0, ror #26 @ │ │ │ │ │ - eoreq r8, r3, #0, 10 │ │ │ │ │ + strdle r5, [r7], -r0 │ │ │ │ │ tsteq r8, r0, asr #25 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r1, r5, r8, ror pc │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsr fp @ │ │ │ │ │ tsteq r8, r8, lsl #26 @ │ │ │ │ │ @@ -2544931,19 +2544703,19 @@ │ │ │ │ │ tsteq r8, r0, asr sp @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, asr sp @ │ │ │ │ │ sbceq r9, r0, r8, lsr #26 │ │ │ │ │ tsteq r8, r0, asr #26 @ │ │ │ │ │ tsteq r8, r0, ror #25 @ │ │ │ │ │ tsteq r8, r8, ror #26 @ │ │ │ │ │ - strdle r5, [r7], -r0 │ │ │ │ │ - tsteq r8, r0, ror sp @ │ │ │ │ │ andle r0, r0, r1, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r8, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0118fdb8 │ │ │ │ │ tsteq r8, r0, lsl #27 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq r3, [r1], r0 │ │ │ │ │ tsteq r8, r8, asr #26 @ │ │ │ │ │ @ instruction: 0x0118fd90 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r8, r8, ror sp @ │ │ │ │ │ @@ -2544953,59 +2544725,59 @@ │ │ │ │ │ tsteq r8, r8, lsl #27 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0118fdb0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0118fd98 │ │ │ │ │ sbceq r2, r3, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr #27 @ │ │ │ │ │ + tsteq r8, r0, lsl #28 @ │ │ │ │ │ tsteq r8, r8, asr #28 @ │ │ │ │ │ andle r0, r0, r0, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, lsl #28 @ │ │ │ │ │ + @ instruction: 0x0118fdd0 │ │ │ │ │ + eoreq r8, r3, #96, 10 @ 0x18000000 │ │ │ │ │ @ instruction: 0x0118fdd8 │ │ │ │ │ - eoreq r8, r3, #72, 10 @ 0x12000000 │ │ │ │ │ - @ instruction: 0x0118fdf8 │ │ │ │ │ andle r2, fp, r1, ror #19 │ │ │ │ │ + @ instruction: 0x0118fdf8 │ │ │ │ │ + andle r0, r0, r8, lsr #7 │ │ │ │ │ tsteq r8, r8, ror #27 @ │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ @ instruction: 0x0118fdf0 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ - tsteq r8, r0, lsl #28 @ │ │ │ │ │ - andle r0, r0, r8, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r8, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r8, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, lsr #28 @ │ │ │ │ │ + tsteq r8, r0, asr #28 @ │ │ │ │ │ tsteq r8, r8, lsl lr @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq pc, ip, r8, asr r2 @ │ │ │ │ │ tsteq r8, r0, ror #27 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r0, asr lr @ │ │ │ │ │ + tsteq r8, r8, lsr #28 @ │ │ │ │ │ + eoreq r8, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq r8, r0, lsr lr @ │ │ │ │ │ - eoreq r8, r3, #144, 10 @ 0x24000000 │ │ │ │ │ - tsteq r8, r8, lsr lr @ │ │ │ │ │ andle r0, r7, fp, ror sl │ │ │ │ │ - tsteq r8, r0, asr #28 @ │ │ │ │ │ + tsteq r8, r8, lsr lr @ │ │ │ │ │ andle r0, r0, pc, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r8, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r8, r0, asr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r8, r8, asr lr @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x0118fff0 │ │ │ │ │ + tsteq r8, r0, ror #28 @ │ │ │ │ │ + eoreq r8, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq r8, r8, ror #28 @ │ │ │ │ │ - eoreq r8, r3, #216, 10 @ 0x36000000 │ │ │ │ │ - @ instruction: 0x0118ffd0 │ │ │ │ │ andle r4, r7, r0, lsl sp │ │ │ │ │ + @ instruction: 0x0118ffd0 │ │ │ │ │ + ldrdle r0, [r0], -r5 │ │ │ │ │ tsteq r8, r8, ror lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011084d0 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ @ instruction: 0x0118fbb0 │ │ │ │ │ tsteq ip, r8, asr r0 │ │ │ │ │ @ instruction: 0x0118fe90 │ │ │ │ │ @@ -2545075,173 +2544847,173 @@ │ │ │ │ │ @ instruction: 0x0118ff90 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ @ instruction: 0x0118ff98 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq r8, r0, lsr #31 @ │ │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ │ tsteq r8, r8, lsr #31 @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118ffb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r8, r0, r0, r9 │ │ │ │ │ tsteq r8, r8, asr #31 @ │ │ │ │ │ @ instruction: 0x0118ffb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - @ instruction: 0x0118fff0 │ │ │ │ │ - ldrdle r0, [r0], -r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r3, #8, 12 @ 0x800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, ror r8 │ │ │ │ │ tsteq r8, r8, ror #31 @ │ │ │ │ │ @ instruction: 0x0118ffd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl r0 │ │ │ │ │ tsteq r9, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ sbcseq r8, fp, r0, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ adcseq pc, r1, r8, lsl #1 │ │ │ │ │ tsteq sp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r0 │ │ │ │ │ + tsteq r9, r8, asr r0 │ │ │ │ │ + tsteq r9, r0, lsr r0 │ │ │ │ │ + eoreq r8, r3, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r0, lsl r8 │ │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ │ - eoreq r8, r3, #32, 12 @ 0x2000000 │ │ │ │ │ - tsteq r9, r0, asr r0 │ │ │ │ │ andle sp, r2, r3, lsl r7 │ │ │ │ │ + tsteq r9, r0, asr r0 │ │ │ │ │ + andle r0, r0, lr, ror r0 │ │ │ │ │ tsteq r9, r8, asr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d91b8 │ │ │ │ │ - tsteq r9, r8, asr r0 │ │ │ │ │ - andle r0, r0, lr, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r8, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror r0 │ │ │ │ │ tsteq r9, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsl r7 @ │ │ │ │ │ @ instruction: 0x011d91d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x01190098 │ │ │ │ │ + tsteq r9, r0, lsl #1 │ │ │ │ │ + eoreq r8, r3, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq r9, r8, lsl #1 │ │ │ │ │ - eoreq r8, r3, #104, 12 @ 0x6800000 │ │ │ │ │ - @ instruction: 0x01190090 │ │ │ │ │ andle r0, r7, sl, ror sl │ │ │ │ │ - @ instruction: 0x01190098 │ │ │ │ │ + @ instruction: 0x01190090 │ │ │ │ │ andle r0, r0, r0, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r8, r3, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ │ + tsteq r9, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #2 │ │ │ │ │ + ldrsheq r0, [r9, -r0] │ │ │ │ │ + ldrsbeq r0, [r9, -r8] │ │ │ │ │ + eoreq r8, r3, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r9, r8, asr #1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, asr #1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r1, r8, ror sp │ │ │ │ │ ldrsbeq r0, [r9, -r0] │ │ │ │ │ ldrheq r0, [r9, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsr r5 │ │ │ │ │ tsteq r9, r0, ror #1 │ │ │ │ │ - eoreq r8, r3, #176, 12 @ 0xb000000 │ │ │ │ │ - tsteq r9, r8, ror #1 │ │ │ │ │ andle sp, r1, r7, ror r3 │ │ │ │ │ - ldrsheq r0, [r9, -r0] │ │ │ │ │ + tsteq r9, r8, ror #1 │ │ │ │ │ andle r0, r0, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r8, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #2 │ │ │ │ │ tsteq r9, r0, lsl r1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsl #2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r3, r0, ror #9 │ │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ │ tsteq r9, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq sl, r0, r8, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #2 │ │ │ │ │ + tsteq r9, r0, lsr r1 │ │ │ │ │ + tsteq r9, r8, lsr r1 │ │ │ │ │ + eoreq r8, r3, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ │ - tsteq r9, r8, lsr r1 │ │ │ │ │ - eoreq r8, r3, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ │ andle r5, r7, sl, lsr r3 │ │ │ │ │ tsteq r9, r0, asr r1 │ │ │ │ │ andle r0, r0, fp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r8, r3, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01190190 │ │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ │ - eoreq r8, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r8, r3, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq r9, r8, ror r1 │ │ │ │ │ andle r5, r7, sl, asr #7 │ │ │ │ │ tsteq r9, r0, lsl #3 │ │ │ │ │ ldrdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r8, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01190198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011901d0 │ │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ │ - eoreq r8, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r8, r3, #160, 14 @ 0x2800000 │ │ │ │ │ @ instruction: 0x011901b0 │ │ │ │ │ andle r3, r7, r5, ror r3 │ │ │ │ │ @ instruction: 0x011901b8 │ │ │ │ │ ldrdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r8, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c3098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011901d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #4 │ │ │ │ │ @ instruction: 0x011901f8 │ │ │ │ │ - eoreq r8, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r8, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ │ andle fp, r6, ip, asr #10 │ │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ andle r0, r0, r0, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r8, r3, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ tsteq r9, r8, lsr r2 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r5, r5, r8, ror #21 │ │ │ │ │ @@ -2545281,15 +2545053,15 @@ │ │ │ │ │ tsteq r9, r8, asr #5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011902d0 │ │ │ │ │ smulleq r8, r0, r0, r9 │ │ │ │ │ @ instruction: 0x011902b8 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ tsteq r9, r0, ror #5 │ │ │ │ │ - eoreq r8, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r8, r3, #48, 16 @ 0x300000 │ │ │ │ │ tsteq r9, r8, ror #5 │ │ │ │ │ andle r8, r4, r6, asr #1 │ │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ │ andle r0, r0, pc, lsl r2 │ │ │ │ │ @ instruction: 0x011902f8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x0116ebf8 │ │ │ │ │ @@ -2545303,21 +2545075,21 @@ │ │ │ │ │ tsteq r9, r0, lsl #6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, lsr #6 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsl r3 │ │ │ │ │ sbceq lr, r1, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r8, r3, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ tsteq r9, r0, asr r3 │ │ │ │ │ - eoreq r8, r3, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r8, r3, #120, 16 @ 0x780000 │ │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ │ andle ip, r7, pc, ror sl │ │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sp, r4, r0, lsr #12 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2545375,15 +2545147,15 @@ │ │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ │ sbceq r0, r3, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r8, r3, #144, 16 @ 0x900000 │ │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r0, ror r8 │ │ │ │ │ tsteq sp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2545395,131 +2545167,131 @@ │ │ │ │ │ strdeq pc, [ip], r0 @ │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ @ instruction: 0x01190498 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq pc, pc, r0, lsr r2 @ │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ │ - eoreq r8, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r8, r3, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq r9, r0, asr #9 │ │ │ │ │ andle fp, r3, ip, ror sl │ │ │ │ │ @ instruction: 0x011904b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsr r2 @ │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ andle r0, r0, r7, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r8, r3, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011904d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ - eoreq r8, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r8, r3, #8, 18 @ 0x20000 │ │ │ │ │ @ instruction: 0x011904f8 │ │ │ │ │ andle fp, r3, ip, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r8, r3, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r5 │ │ │ │ │ tsteq r9, r0, lsr #10 │ │ │ │ │ - eoreq r8, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r8, r3, #80, 18 @ 0x140000 │ │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ │ andle fp, r3, r4, asr #27 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ mulle r0, r5, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r8, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ │ - eoreq r8, r3, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r8, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ │ andle r5, r5, r3, ror pc │ │ │ │ │ tsteq r9, r0, ror #10 │ │ │ │ │ andle r0, r0, r5, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r8, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01190598 │ │ │ │ │ tsteq r9, r0, lsl #11 │ │ │ │ │ - eoreq r8, r3, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r8, r3, #224, 18 @ 0x380000 │ │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ │ andle r4, r3, fp, lsl r0 │ │ │ │ │ @ instruction: 0x01190590 │ │ │ │ │ andle r0, r0, lr, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r8, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011905d8 │ │ │ │ │ tsteq r9, r0, asr #11 │ │ │ │ │ - eoreq r8, r3, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r8, r3, #40, 20 @ 0x28000 │ │ │ │ │ @ instruction: 0x011905b8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ tsteq r9, r8, asr #11 │ │ │ │ │ andle r4, r3, lr, rrx │ │ │ │ │ @ instruction: 0x011905d0 │ │ │ │ │ andle r0, r0, r7, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r8, r3, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ @ instruction: 0x011905f0 │ │ │ │ │ - eoreq r8, r3, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r8, r3, #112, 20 @ 0x70000 │ │ │ │ │ @ instruction: 0x011905f8 │ │ │ │ │ andle fp, r2, r4, asr r9 │ │ │ │ │ tsteq r9, r0, lsl #12 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r8, r3, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r6 │ │ │ │ │ tsteq r9, r0, lsr #12 │ │ │ │ │ - eoreq r8, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r8, r3, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq r9, r8, lsr r6 │ │ │ │ │ andle r9, r1, r8, lsl fp │ │ │ │ │ tsteq r9, r0, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r2, lr, r0, lsl r8 │ │ │ │ │ @ instruction: 0x011d9290 │ │ │ │ │ tsteq r9, r0, asr #12 │ │ │ │ │ andle r0, r0, lr, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r8, r3, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq fp, [r5], r0 │ │ │ │ │ + umlalseq fp, r5, r0, r7 │ │ │ │ │ tsteq sp, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011906b8 │ │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ │ - eoreq r8, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r8, r3, #0, 22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, asr #27 │ │ │ │ │ + strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ │ andle r6, lr, lr, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2545527,61 +2545299,61 @@ │ │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ │ @ instruction: 0x01190690 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x011906b0 │ │ │ │ │ mulle r0, r1, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #0, 22 │ │ │ │ │ + eoreq r8, r3, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011906f8 │ │ │ │ │ @ instruction: 0x011906d0 │ │ │ │ │ - eoreq r8, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r8, r3, #72, 22 @ 0x12000 │ │ │ │ │ @ instruction: 0x011906d8 │ │ │ │ │ andle fp, r3, lr, asr pc │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ andle r0, r0, r3, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r8, r3, #96, 22 @ 0x18000 │ │ │ │ │ @ instruction: 0x011906f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ - eoreq r8, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r8, r3, #144, 22 @ 0x24000 │ │ │ │ │ tsteq r9, r8, lsl r7 │ │ │ │ │ @ instruction: 0xd002f4b2 │ │ │ │ │ tsteq r9, r0, lsr #14 │ │ │ │ │ andle r0, r0, r1, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r8, r3, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ - eoreq r8, r3, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r8, r3, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r9, r8, asr #14 │ │ │ │ │ andle r6, lr, r0, ror fp │ │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ │ andle r0, r0, r4, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r8, r3, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011907d8 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ - eoreq r8, r3, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r8, r3, #32, 24 @ 0x2000 │ │ │ │ │ tsteq r9, r8, asr #15 │ │ │ │ │ andle r6, r8, r7, lsr #31 │ │ │ │ │ @ instruction: 0x011907b8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01190798 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01190790 │ │ │ │ │ @@ -2545599,81 +2545371,81 @@ │ │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qdaddeq fp, r8, r0 │ │ │ │ │ @ instruction: 0x011907d0 │ │ │ │ │ andle r0, r0, sl, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r8, r3, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r8 │ │ │ │ │ @ instruction: 0x011907f0 │ │ │ │ │ - eoreq r8, r3, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r8, r3, #104, 24 @ 0x6800 │ │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ │ andle r2, pc, r8, lsl #10 │ │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, ip, r8, lsr #29 │ │ │ │ │ @ instruction: 0x011d92d8 │ │ │ │ │ tsteq r9, r0, lsl r8 │ │ │ │ │ mulle r0, r9, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r8, r3, #128, 24 @ 0x8000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r0, lsl #11 │ │ │ │ │ + adceq fp, pc, r0, asr r5 @ │ │ │ │ │ @ instruction: 0x011d92f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #16 │ │ │ │ │ tsteq r9, r0, asr r8 │ │ │ │ │ - eoreq r8, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r8, r3, #176, 24 @ 0xb000 │ │ │ │ │ tsteq r9, r8, asr r8 │ │ │ │ │ andle r0, r7, r6, ror sl │ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ │ andle r0, r0, r7, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r8, r3, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01190898 │ │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ │ - eoreq r8, r3, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r8, r3, #248, 24 @ 0xf800 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ andle r9, r4, sl, lsr pc │ │ │ │ │ @ instruction: 0x01190890 │ │ │ │ │ andle r0, r0, r4, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r8, r3, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ │ @ instruction: 0x011908b0 │ │ │ │ │ - eoreq r8, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r8, r3, #64, 26 @ 0x1000 │ │ │ │ │ @ instruction: 0x011908b8 │ │ │ │ │ andle r9, r4, r8, lsl lr │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r8, r3, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011908d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011909b0 │ │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ │ - eoreq r8, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r8, r3, #136, 26 @ 0x2200 │ │ │ │ │ @ instruction: 0x011908f8 │ │ │ │ │ @ instruction: 0xd00a25b7 │ │ │ │ │ @ instruction: 0x011908f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ tsteq r9, r8, lsr #19 │ │ │ │ │ @@ -2545717,15 +2545489,15 @@ │ │ │ │ │ @ instruction: 0x01190998 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, lsr #19 │ │ │ │ │ sbceq r9, r0, r0, lsl r7 │ │ │ │ │ tsteq r9, r8, lsl #19 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r8, r3, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011909b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, lsl r9 │ │ │ │ │ @@ -2545775,59 +2545547,59 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #20 │ │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ @ instruction: 0x01190a90 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01190a98 │ │ │ │ │ - sbceq r6, r0, r8, asr #27 │ │ │ │ │ + strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ tsteq r9, r0, lsl #21 │ │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ │ tsteq r9, r8, lsr #21 │ │ │ │ │ - eoreq r8, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r8, r3, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x01190ab0 │ │ │ │ │ @ instruction: 0xd00747bf │ │ │ │ │ @ instruction: 0x01190af8 │ │ │ │ │ andle r0, r0, r5, ror #6 │ │ │ │ │ tsteq r9, r0, asr #21 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq pc, r0, r8, lsl #27 │ │ │ │ │ + adcseq r0, r1, r8, asr #4 │ │ │ │ │ tsteq r9, r8, lsl #21 │ │ │ │ │ @ instruction: 0x01190ad0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x01190ab8 │ │ │ │ │ tsteq r9, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #21 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r8, asr #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01190af0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01190ad8 │ │ │ │ │ sbceq r1, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r8, r3, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ │ - eoreq r8, r3, #0, 28 │ │ │ │ │ + eoreq r8, r3, #24, 28 @ 0x180 │ │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ │ andle r4, r7, sp, lsr #22 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ tstcs r8, r0, lsl r2 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ tsteq r9, r0, asr #22 │ │ │ │ │ mulle r0, r3, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r8, r3, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ │ tsteq r9, r8, asr fp │ │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ │ @@ -2545835,47 +2545607,47 @@ │ │ │ │ │ tsteq r9, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #23 │ │ │ │ │ tsteq r9, r8, lsl #23 │ │ │ │ │ - eoreq r8, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r8, r3, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x01190b90 │ │ │ │ │ @ instruction: 0xd00901bb │ │ │ │ │ @ instruction: 0x01190b98 │ │ │ │ │ andle r0, r0, lr, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r8, r3, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, asr #27 │ │ │ │ │ @ instruction: 0x01190bb8 │ │ │ │ │ tsteq r9, r8, lsr #23 │ │ │ │ │ tsteq r9, r0, asr #23 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl ip │ │ │ │ │ @ instruction: 0x01190bd8 │ │ │ │ │ - eoreq r8, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r8, r3, #168, 28 @ 0xa80 │ │ │ │ │ @ instruction: 0x01190bf8 │ │ │ │ │ andle r1, r0, r1, lsl #8 │ │ │ │ │ @ instruction: 0x01190bf0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq ip, r1, r8, lsl r6 │ │ │ │ │ tsteq sp, r8, lsr r3 │ │ │ │ │ tsteq r9, r0, lsl #24 │ │ │ │ │ andle r0, r0, lr, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r8, r3, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r9, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2545883,37 +2545655,37 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r1, r0, lsr r5 │ │ │ │ │ tsteq sp, r8, ror #6 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ - eoreq r8, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r8, r3, #240, 28 @ 0xf00 │ │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ │ andle sp, r1, r8, ror #7 │ │ │ │ │ tsteq r9, r0, ror #24 │ │ │ │ │ andle r0, r0, sl, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r8, r3, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ - eoreq r8, r3, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r8, r3, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r9, r8, lsl #25 │ │ │ │ │ andle sp, r1, fp, lsr #17 │ │ │ │ │ @ instruction: 0x01190c98 │ │ │ │ │ andle r0, r0, r2, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r8, r3, #80, 30 @ 0x140 │ │ │ │ │ @ instruction: 0x01190cb8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01190cb0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r8, ror #13 │ │ │ │ │ tsteq r9, r0, asr #25 │ │ │ │ │ @@ -2546085,57 +2545857,57 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, ror pc │ │ │ │ │ - eoreq r8, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r8, r3, #128, 30 @ 0x200 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ │ andle sp, r1, lr, ror fp │ │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ │ andle r0, r0, r5, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r8, r3, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01190f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #31 │ │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ │ - eoreq r8, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r8, r3, #200, 30 @ 0x320 │ │ │ │ │ @ instruction: 0x01190fb0 │ │ │ │ │ strdle sp, [r1], -ip │ │ │ │ │ @ instruction: 0x01190fb8 │ │ │ │ │ @ instruction: 0xd00001bc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r8, r3, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r9, -r8] │ │ │ │ │ @ instruction: 0x01190fd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9398 │ │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ │ - eoreq r9, r3, #8 │ │ │ │ │ + eoreq r9, r3, #32 │ │ │ │ │ tsteq r9, r8 │ │ │ │ │ andle sl, fp, r9, lsr #13 │ │ │ │ │ @ instruction: 0x01190ff8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq pc, [r0], r8 @ │ │ │ │ │ @ instruction: 0x011d93b0 │ │ │ │ │ rsceq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ │ andle r0, r0, pc, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #32 │ │ │ │ │ + eoreq r9, r3, #56 @ 0x38 │ │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r9, r0, lsr r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r5, r8, ror #13 │ │ │ │ │ @@ -2546197,33 +2545969,33 @@ │ │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsl #2 │ │ │ │ │ sbceq r3, r3, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ │ tsteq r9, r0, lsr r1 │ │ │ │ │ - eoreq r9, r3, #80 @ 0x50 │ │ │ │ │ + eoreq r9, r3, #104 @ 0x68 │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ andle ip, r3, r1, asr r1 │ │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ │ andle r0, r0, r3, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #104 @ 0x68 │ │ │ │ │ + eoreq r9, r3, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #3 │ │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ │ - eoreq r9, r3, #152 @ 0x98 │ │ │ │ │ + eoreq r9, r3, #176 @ 0xb0 │ │ │ │ │ tsteq r9, r8, ror #2 │ │ │ │ │ andle r3, ip, lr, asr r3 │ │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ │ andle r0, r0, r4, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq r9, r3, #200 @ 0xc8 │ │ │ │ │ tsteq r9, r0, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r5, lr, r8, r0 │ │ │ │ │ @ instruction: 0x011d93f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01191190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2546271,35 +2546043,35 @@ │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ │ - eoreq r9, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq r9, r3, #248 @ 0xf8 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ andle r3, ip, r6, lsl r4 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ andle r0, r0, r0, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq r9, r3, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsl r2 │ │ │ │ │ @ instruction: 0x01191290 │ │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ │ @ instruction: 0x01191298 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011912d0 │ │ │ │ │ - eoreq r9, r3, #40, 2 │ │ │ │ │ + eoreq r9, r3, #64, 2 │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011912b8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r0, r1, r8, lsl #10 │ │ │ │ │ tsteq r9, r8, asr #5 │ │ │ │ │ @@ -2546307,15 +2546079,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011912d8 │ │ │ │ │ ldrdle r3, [ip], -r3 @ │ │ │ │ │ tsteq r9, r0, ror #5 │ │ │ │ │ andle r0, r0, lr, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #64, 2 │ │ │ │ │ + eoreq r9, r3, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011912f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011918b8 │ │ │ │ │ tsteq r9, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ │ @@ -2546671,51 +2546443,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ @ instruction: 0x01191898 │ │ │ │ │ - eoreq r9, r3, #112, 2 │ │ │ │ │ + eoreq r9, r3, #136, 2 @ 0x22 │ │ │ │ │ tsteq r9, r0, lsr #17 │ │ │ │ │ strhle r8, [r1], -fp │ │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ │ andle r0, r0, lr, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r9, r3, #160, 2 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ │ @ instruction: 0x011918d0 │ │ │ │ │ - eoreq r9, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r9, r3, #208, 2 @ 0x34 │ │ │ │ │ @ instruction: 0x011918d8 │ │ │ │ │ andle r0, r9, sl, lsl #7 │ │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ │ andle r0, r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r9, r3, #232, 2 @ 0x3a │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x011918f8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #22 │ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r0, r0, lsr lr │ │ │ │ │ + adcseq r2, r0, r0, ror #28 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ tsteq r9, r0, asr #19 │ │ │ │ │ - eoreq r9, r3, #0, 4 │ │ │ │ │ + eoreq r9, r3, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq r9, r0, lsr r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq pc, r5, r8, ror #1 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ │ @@ -2546827,125 +2546599,125 @@ │ │ │ │ │ @ instruction: 0x01191ad0 │ │ │ │ │ sbceq r6, r2, r8, ror #18 │ │ │ │ │ adcseq r0, r6, r0, lsr #18 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ mulle r0, r3, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r9, r3, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ │ - eoreq r9, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r9, r3, #96, 4 │ │ │ │ │ tsteq r9, r8, lsr #22 │ │ │ │ │ andle r0, r9, r7, asr #11 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ mulle r0, r5, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #96, 4 │ │ │ │ │ + eoreq r9, r3, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #23 │ │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ │ - eoreq r9, r3, #144, 4 │ │ │ │ │ + eoreq r9, r3, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ │ andle r3, r7, r7, ror #25 │ │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ tsteq r9, r0, ror fp │ │ │ │ │ andle r0, r0, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r9, r3, #192, 4 │ │ │ │ │ tsteq r9, r0, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01191b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01191bd8 │ │ │ │ │ tsteq r9, r0, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsr #11 │ │ │ │ │ @ instruction: 0x011d94b8 │ │ │ │ │ @ instruction: 0x01191bb0 │ │ │ │ │ - eoreq r9, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r9, r3, #240, 4 │ │ │ │ │ tsteq r9, r8, asr #23 │ │ │ │ │ @ instruction: 0xd00296b1 │ │ │ │ │ tsteq r9, r0, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r6, r0, asr #32 │ │ │ │ │ @ instruction: 0x011d94d0 │ │ │ │ │ @ instruction: 0x01191bd0 │ │ │ │ │ andle r0, r0, r7, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #240, 4 │ │ │ │ │ + eoreq r9, r3, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ │ @ instruction: 0x01191bf0 │ │ │ │ │ - eoreq r9, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r9, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ @ instruction: 0x01191bf8 │ │ │ │ │ andle sl, r5, r1, ror r9 │ │ │ │ │ tsteq r9, r8, lsl ip │ │ │ │ │ andle r0, r0, r0, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r9, [r0], #40 @ 0x28 │ │ │ │ │ tsteq r9, r0, lsl ip │ │ │ │ │ tsteq r9, r0, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r9, r3, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ - eoreq r9, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r9, r3, #128, 6 │ │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ │ ldrdle lr, [r1], -r9 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r1, r8, asr r2 │ │ │ │ │ tsteq sp, r8, ror #9 │ │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #128, 6 │ │ │ │ │ + eoreq r9, r3, #152, 6 @ 0x60000002 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r8, lsl #15 │ │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ │ tsteq r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ │ @ instruction: 0x01191c90 │ │ │ │ │ - eoreq r9, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r9, r3, #200, 6 @ 0x20000003 │ │ │ │ │ @ instruction: 0x01191c98 │ │ │ │ │ andle ip, lr, r9, lsl r2 │ │ │ │ │ tsteq r9, r0, lsr #25 │ │ │ │ │ andle r0, r0, r9, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r9, r3, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01191cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ │ tsteq r9, r0, asr #25 │ │ │ │ │ - eoreq r9, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r9, r3, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ andle sl, sl, r6, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #26 │ │ │ │ │ andle r0, r0, r4, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ @@ -2546955,27 +2546727,27 @@ │ │ │ │ │ @ instruction: 0x01191cf0 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ @ instruction: 0x01191cf8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r9, r3, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #26 │ │ │ │ │ tsteq r9, r0, lsr #26 │ │ │ │ │ - eoreq r9, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r9, r3, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ andle sl, sl, r8, lsr #10 │ │ │ │ │ tsteq r9, r0, lsr sp │ │ │ │ │ andle r0, r0, r5, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r9, r3, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq r9, r0, asr sp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, asr #26 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r8, ror #3 │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ @@ -2546997,21 +2546769,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sp, r2, r8, lsl #10 │ │ │ │ │ tsteq r9, r0, lsr #27 │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r2 │ │ │ │ │ @ instruction: 0x01191db0 │ │ │ │ │ - eoreq r9, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r9, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ @ instruction: 0x01191db8 │ │ │ │ │ andle r0, r9, pc, ror #26 │ │ │ │ │ tsteq r9, r0, asr #27 │ │ │ │ │ mulle r0, r6, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r9, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01191dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #28 │ │ │ │ │ @ instruction: 0x01191df0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ │ @@ -2547019,87 +2546791,87 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r0, ror #24 │ │ │ │ │ @ instruction: 0x01191df8 │ │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, asr r8 │ │ │ │ │ tsteq r9, r8, lsl #28 │ │ │ │ │ - eoreq r9, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r9, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ │ andle ip, r3, lr, asr #1 │ │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ │ @ instruction: 0xd00006b5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r9, r3, #0, 10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ │ - eoreq r9, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r9, r3, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq r9, r0, asr lr │ │ │ │ │ andle fp, r0, r1, ror #2 │ │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r9, r3, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01191eb0 │ │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ │ rscseq r5, fp, r8, lsr #1 │ │ │ │ │ tsteq r9, r0, lsl #29 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq r9, r8, lsl #29 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ @ instruction: 0x01191e98 │ │ │ │ │ - eoreq r9, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r9, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ │ andle r6, r8, r7, ror r0 │ │ │ │ │ tsteq r9, r8, lsr #29 │ │ │ │ │ andle r0, r0, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r9, r3, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01191eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #29 │ │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ │ - eoreq r9, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r9, r3, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x01191ed0 │ │ │ │ │ strdle r6, [r5], -ip │ │ │ │ │ @ instruction: 0x01191ed8 │ │ │ │ │ andle r0, r0, sp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r9, r3, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ │ @ instruction: 0x01191ef8 │ │ │ │ │ - eoreq r9, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r9, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r9, r0, lsl #30 │ │ │ │ │ andle r6, r8, ip, lsl #3 │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ andle r0, r0, sp, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r9, r3, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011931b0 │ │ │ │ │ tsteq r9, r8, lsr #30 │ │ │ │ │ - eoreq r9, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r9, r3, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ │ andle r6, r5, sl, ror #28 │ │ │ │ │ ldrheq r3, [r9, -r0] │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r6, r0, ror #4 │ │ │ │ │ @@ -2547527,15 +2547299,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaleq r0, r6, r0, r9 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, asr sp │ │ │ │ │ + adcseq r9, sl, r0, lsr #27 │ │ │ │ │ teqeq sl, r1, asr r5 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2547671,15 +2547443,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r4, sl, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq r9, sl, r0, r4 │ │ │ │ │ + adcseq r9, sl, r0, ror #9 │ │ │ │ │ teqeq r9, r9 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2547857,15 +2547629,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r0, lsl #6 │ │ │ │ │ teqeq sl, r5, lsr #31 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r1, r8, ror #8 │ │ │ │ │ + smulleq r2, r1, r0, r4 │ │ │ │ │ teqeq sl, r1, lsl #6 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #14 │ │ │ │ │ sbceq r5, r3, r0, ror #4 │ │ │ │ │ teqeq r8, r5, lsr #27 │ │ │ │ │ @@ -2547965,15 +2547737,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq r3, sl, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, lsr sl │ │ │ │ │ + sbceq r2, r0, r8, lsl #20 │ │ │ │ │ teqeq r7, r5, asr #26 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2547995,15 +2547767,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r0, r2, r8, lsr #3 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r3, r2, r8, r1 │ │ │ │ │ + sbceq r3, r2, r0, ror r1 │ │ │ │ │ teqeq r8, r9, ror #31 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2548109,15 +2547881,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq pc, r3, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r0, lsl #21 │ │ │ │ │ + adcseq r9, fp, r8, lsr #21 │ │ │ │ │ ldrsbeq r5, [r9, -r5]! @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2548276,15 +2548048,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq r9, r8, ror r1 │ │ │ │ │ tsteq r9, r8, lsr #2 │ │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ │ strhle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r9, r3, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ │ tsteq r9, r0, asr #3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, asr r4 │ │ │ │ │ tsteq r9, r0, lsl #3 │ │ │ │ │ @ instruction: 0x011931d0 │ │ │ │ │ @@ -2548304,71 +2548076,71 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, asr #17 │ │ │ │ │ tsteq sp, r8, lsl r5 │ │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ │ - eoreq r9, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r9, r3, #152, 12 @ 0x9800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ strdle r6, [r8], -r6 @ │ │ │ │ │ tsteq r9, r8, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r4, [r0], r0 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ │ andle r0, r0, r0, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r9, r3, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01193290 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ - eoreq r9, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r9, r3, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ │ andle r6, r5, r8, lsr #30 │ │ │ │ │ tsteq r9, r8, lsl #5 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r9, r3, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01193298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ tsteq r9, r8, lsr #5 │ │ │ │ │ - eoreq r9, r3, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r9, r3, #40, 14 @ 0xa00000 │ │ │ │ │ @ instruction: 0x011932b0 │ │ │ │ │ andle ip, r3, ip, lsr #15 │ │ │ │ │ @ instruction: 0x011932b8 │ │ │ │ │ andle r0, r0, lr, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r9, r3, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011932d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ tsteq r9, r8, ror #5 │ │ │ │ │ - eoreq r9, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r9, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ @ instruction: 0x011932f0 │ │ │ │ │ mulle r5, sl, r7 │ │ │ │ │ @ instruction: 0x011932f8 │ │ │ │ │ andle r0, r0, r4, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r9, r3, #136, 14 @ 0x2200000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2548376,33 +2548148,33 @@ │ │ │ │ │ tsteq r9, r8, lsr #6 │ │ │ │ │ tsteq r9, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r3 │ │ │ │ │ tsteq r9, r0, asr #6 │ │ │ │ │ - eoreq r9, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r9, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ │ andle ip, r3, fp, lsl r9 │ │ │ │ │ tsteq r9, r0, asr r3 │ │ │ │ │ andle r0, r0, sp, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r9, r3, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011933d8 │ │ │ │ │ tsteq r9, r0, ror r3 │ │ │ │ │ - eoreq r9, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r9, r3, #0, 16 │ │ │ │ │ tsteq r9, r8, ror r3 │ │ │ │ │ ldrdle sl, [r5], -r9 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ andle r0, r0, fp, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #0, 16 │ │ │ │ │ + eoreq r9, r3, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x01193390 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sl, r0, lsr #8 │ │ │ │ │ tsteq sp, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ @@ -2548424,15 +2548196,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ │ @ instruction: 0x011933f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq fp, [r8], r8 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ │ - eoreq r9, r3, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r9, r3, #72, 16 @ 0x480000 │ │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ │ andle ip, r3, sp, lsl #25 │ │ │ │ │ tsteq r9, r8, lsr r4 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ tsteq r9, r8, lsr #8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ │ @@ -2548440,55 +2548212,55 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq lr, [r2], #0 │ │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ │ tsteq r9, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r9, r3, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror r4 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ - eoreq r9, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r9, r3, #144, 16 @ 0x900000 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ andle ip, r3, sl, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ mulle r0, r6, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r9, r3, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011934b0 │ │ │ │ │ @ instruction: 0x01193490 │ │ │ │ │ - eoreq r9, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r9, r3, #216, 16 @ 0xd80000 │ │ │ │ │ @ instruction: 0x01193498 │ │ │ │ │ andle pc, r1, r7, lsr #11 │ │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ │ andle r0, r0, r3, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r9, r3, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011934b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #9 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ - eoreq r9, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r9, r3, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x011934d0 │ │ │ │ │ andle lr, r0, r2, asr ip │ │ │ │ │ @ instruction: 0x011934d8 │ │ │ │ │ andle r0, r0, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r9, r3, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsl r7 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ @@ -2548498,37 +2548270,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq sl, [r0], #72 @ 0x48 │ │ │ │ │ tsteq r9, r8, lsl r5 │ │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ │ - eoreq r9, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r9, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ andle r8, r4, r6, lsl r3 │ │ │ │ │ tsteq r9, r8, lsr r5 │ │ │ │ │ ldrdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r9, r3, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01193590 │ │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ │ - eoreq r9, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r9, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq r9, r0, ror r5 │ │ │ │ │ ldrdle r5, [r5], -r3 │ │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r7, r0, lsl #28 │ │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ │ tsteq r9, r8, ror r5 │ │ │ │ │ andle r0, r0, r4, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r9, r3, #200, 18 @ 0x320000 │ │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r0, lsl #27 │ │ │ │ │ @ instruction: 0x011d9590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01193598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2548556,15 +2548328,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #11 │ │ │ │ │ tsteq r9, r0, lsl r6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r3, r2, r0, asr #13 │ │ │ │ │ + sbceq r3, r2, r0, ror r6 │ │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ │ tsteq r9, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsl r9 │ │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2548578,15 +2548350,15 @@ │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, asr r6 │ │ │ │ │ sbceq r7, r0, r8, asr #2 │ │ │ │ │ tsteq r9, r0, asr #12 │ │ │ │ │ tsteq r9, r8, asr #11 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ - eoreq r9, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r9, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ │ andle r8, r0, r6, lsl r2 │ │ │ │ │ tsteq r9, r0, asr #13 │ │ │ │ │ andle r0, r0, r7, lsl #11 │ │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r0, r1, r8, lsl ip │ │ │ │ │ @@ -2548602,27 +2548374,27 @@ │ │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011936b8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ │ ldrdeq lr, [r2], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r9, r3, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011936d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ - eoreq r9, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r9, r3, #64, 20 @ 0x40000 │ │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ │ andle ip, r3, sp, lsr #29 │ │ │ │ │ @ instruction: 0x011936f0 │ │ │ │ │ andle r0, r0, r9, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r9, r3, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsl r7 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2548644,20 +2548416,20 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r3, r4, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ - eoreq r9, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r9, r3, #136, 20 @ 0x88000 │ │ │ │ │ tsteq r9, r0, lsr #16 │ │ │ │ │ strdle sp, [r3], -r3 │ │ │ │ │ tsteq r9, r0, lsl #15 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq fp, r5, r0, lsl r3 │ │ │ │ │ + ldrhteq fp, [r5], r0 │ │ │ │ │ tsteq r6, r8, lsr #11 │ │ │ │ │ @ instruction: 0x01193790 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011935f8 │ │ │ │ │ @@ -2548692,15 +2548464,15 @@ │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ strheq sl, [r0], #72 @ 0x48 │ │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ │ @ instruction: 0x011937b0 │ │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ │ mulle r0, r2, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r9, r3, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01193898 │ │ │ │ │ tsteq r9, r0, asr #16 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r8, ror #16 │ │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ │ tsteq r9, r0, asr r8 │ │ │ │ │ @@ -2548718,61 +2548490,61 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01193890 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, ror #16 │ │ │ │ │ - sbceq r3, r2, r0, asr #13 │ │ │ │ │ + sbceq r3, r2, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011938b0 │ │ │ │ │ - eoreq r9, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r9, r3, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ andle ip, r3, lr, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ │ andle r0, r0, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r9, r3, #232, 20 @ 0xe8000 │ │ │ │ │ @ instruction: 0x011938d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl r9 │ │ │ │ │ @ instruction: 0x011938f8 │ │ │ │ │ - eoreq r9, r3, #0, 22 │ │ │ │ │ + eoreq r9, r3, #24, 22 @ 0x6000 │ │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ │ strdle sp, [r3], -r4 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ mulle r0, r1, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r9, r3, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01193990 │ │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ - eoreq r9, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r9, r3, #96, 22 @ 0x18000 │ │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ │ andle fp, r0, r4, ror #4 │ │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ │ andle r0, r0, r1, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r9, r3, #120, 22 @ 0x1e000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsl #26 │ │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ │ tsteq r9, r0, asr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ │ @@ -2548795,15 +2548567,15 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ │ @ instruction: 0x011d95f0 │ │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ │ sbceq r9, r0, r0, asr #3 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq r2, r5, r8, r6 │ │ │ │ │ + adcseq r2, r5, r8, asr r6 │ │ │ │ │ tsteq r9, r0, lsr #19 │ │ │ │ │ @ instruction: 0x011939d8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r5, r6, r0, lsl fp │ │ │ │ │ @ instruction: 0x011c31b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ │ @@ -2548844,15 +2548616,15 @@ │ │ │ │ │ tsteq r9, r8, lsr #21 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01193a90 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsl #21 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r1, r0, asr #23 │ │ │ │ │ + sbceq sp, r1, r8, ror #23 │ │ │ │ │ @ instruction: 0x01193a98 │ │ │ │ │ tsteq r9, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2872 @ 0xb38 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ @ instruction: 0x01193ab0 │ │ │ │ │ @@ -2548884,15 +2548656,15 @@ │ │ │ │ │ @ instruction: 0x01193af0 │ │ │ │ │ sbceq ip, r2, r0, asr #3 │ │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ tsteq r9, r8, lsr #22 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ - sbceq r2, r0, r0, lsl #6 │ │ │ │ │ + ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r0, lsl #20 │ │ │ │ │ @ instruction: 0x01192ab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2548941,15 +2548713,15 @@ │ │ │ │ │ ldrhteq r8, [r9], #72 @ 0x48 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #24 │ │ │ │ │ tsteq r9, r0, lsr #25 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, lsl ip │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq lr, r4, r8, lsr #27 │ │ │ │ │ + adcseq lr, r4, r0, ror #27 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ │ smlalbteq fp, r0, r8, r3 │ │ │ │ │ @@ -2549002,15 +2548774,15 @@ │ │ │ │ │ @ instruction: 0x01193cf0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r0, lsl #26 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, ror #25 │ │ │ │ │ - sbceq sp, r1, r0, asr #23 │ │ │ │ │ + sbceq sp, r1, r8, ror #23 │ │ │ │ │ tsteq r9, r0, lsr #26 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, asr r5 @ │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ @@ -2549028,23 +2548800,23 @@ │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ tsteq r9, r0, ror #26 │ │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, lsl #6 │ │ │ │ │ + ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r8, [r9], #72 @ 0x48 │ │ │ │ │ tsteq r9, r0, lsl #27 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01193d90 │ │ │ │ │ - eoreq r9, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r9, r3, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ │ ldrdle fp, [r0], -lr │ │ │ │ │ @ instruction: 0x01193db0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsr #27 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2549190,15 +2548962,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x01193ff0 │ │ │ │ │ andle r0, r0, pc, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r9, r3, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2549262,15 +2549034,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, lsr #27 │ │ │ │ │ teqeq sl, r9, ror #29 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsl r7 │ │ │ │ │ + sbceq sp, r2, r0, ror #14 │ │ │ │ │ teqeq sl, r1 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, asr #17 │ │ │ │ │ teqeq r9, r1, lsr pc │ │ │ │ │ @@ -2549579,15 +2549351,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r0, asr #13 │ │ │ │ │ sbceq r9, r9, r1, ror sp │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r0, ror r6 │ │ │ │ │ + sbceq r1, r2, r8, asr #12 │ │ │ │ │ ldrdeq r9, [r9], #125 @ 0x7d │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, asr #27 │ │ │ │ │ sbceq r9, r9, r1, ror #16 │ │ │ │ │ @@ -2549627,15 +2549399,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r7, pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r0, lsr #27 │ │ │ │ │ + sbceq pc, r1, r8, asr #27 │ │ │ │ │ teqeq r8, sp, ror #14 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r9, r0, asr #32 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2549651,15 +2549423,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r8, asr #12 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq r4, r8, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r9, [pc], r8 │ │ │ │ │ + adcseq r9, pc, r0, lsl #26 │ │ │ │ │ teqeq r9, r9, lsr #27 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2550005,15 +2549777,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaltbeq r3, pc, r0, r6 @ │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r0, asr #23 │ │ │ │ │ + sbceq sp, r1, r8, ror #23 │ │ │ │ │ teqeq r8, sp, lsl #22 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2550215,58 +2549987,58 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ │ sbcseq r6, r9, r8, ror r9 │ │ │ │ │ @ instruction: 0x00000cb7 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ ldrheq r7, [r9], #64 @ 0x40 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ ... │ │ │ │ │ - rsceq r8, r4, r0, lsl #23 │ │ │ │ │ + rsceq r0, r5, r0, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #11 │ │ │ │ │ tsteq r9, r8, lsl r0 │ │ │ │ │ tsteq r9, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #32 │ │ │ │ │ tsteq r9, r0, lsr r0 │ │ │ │ │ - eoreq r9, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r9, r3, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ │ mulle r4, pc, pc @ │ │ │ │ │ tsteq r9, r0, asr #32 │ │ │ │ │ andle r0, r0, r8, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r9, r3, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01195098 │ │ │ │ │ tsteq r9, r0, rrx │ │ │ │ │ - eoreq r9, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r9, r3, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r9, r8, ror r0 │ │ │ │ │ andle r3, r6, r2, lsl #4 │ │ │ │ │ tsteq r9, r0, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ tsteq r9, r0, lsl #1 │ │ │ │ │ andle r0, r0, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r9, r3, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x01195090 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r0, asr r5 @ │ │ │ │ │ tsteq sp, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r9, -r0] │ │ │ │ │ ldrheq r5, [r9, -r0] │ │ │ │ │ - eoreq r9, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r9, r3, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r9, r0, ror #1 │ │ │ │ │ andle r3, r6, pc, lsl #13 │ │ │ │ │ ldrsbeq r5, [r9, -r0] │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, asr #1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2550274,15 +2550046,15 @@ │ │ │ │ │ ldrsbeq r5, [r9, -r8] │ │ │ │ │ tsteq r9, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r7, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ tsteq r9, r8, ror #1 │ │ │ │ │ andle r0, r0, r2, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r9, r3, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #2 │ │ │ │ │ tsteq r9, r0, lsl r1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsl #2 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2550290,105 +2550062,105 @@ │ │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ │ tsteq r9, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ │ tsteq r9, r0, lsr r1 │ │ │ │ │ - eoreq r9, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r9, r3, #200, 24 @ 0xc800 │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ andle r3, r6, r2, lsl r8 │ │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ │ andle r0, r0, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, asr r3 │ │ │ │ │ tsteq r9, r0, asr r1 │ │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r9, r3, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ │ tsteq r9, r8, ror r1 │ │ │ │ │ - eoreq r9, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r9, r3, #16, 26 @ 0x400 │ │ │ │ │ tsteq r9, r0, lsl #3 │ │ │ │ │ andle r9, r2, r9, lsl r8 │ │ │ │ │ tsteq r9, r8, lsl #3 │ │ │ │ │ andle r0, r0, r9, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r9, r3, #40, 26 @ 0xa00 │ │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011951b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ tsteq r9, r0, asr #3 │ │ │ │ │ - eoreq r9, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r9, r3, #88, 26 @ 0x1600 │ │ │ │ │ @ instruction: 0x011951d8 │ │ │ │ │ andle lr, r5, r9, lsr #31 │ │ │ │ │ @ instruction: 0x011951d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr r6 │ │ │ │ │ tsteq r9, r0, ror #3 │ │ │ │ │ ldrdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r9, r3, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011951f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ │ - eoreq r9, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r9, r3, #160, 26 @ 0x2800 │ │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ │ andle lr, r0, r7, asr #29 │ │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ │ andle r0, r0, r4, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r9, r3, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ │ - eoreq r9, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r9, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r0, ror #24 │ │ │ │ │ + sbceq r9, r2, r8, lsr ip │ │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ │ tsteq r9, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsl #21 │ │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ │ andle r4, r9, sp, lsr #13 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ andle r1, r0, fp, ror sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r9, r3, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ @ instruction: 0x01195298 │ │ │ │ │ - eoreq r9, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r9, r3, #48, 28 @ 0x300 │ │ │ │ │ tsteq r9, r0, lsr #5 │ │ │ │ │ andle r2, r4, r0, lsr #19 │ │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ │ andle r0, r0, r6, ror #2 │ │ │ │ │ @ instruction: 0x011952b0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r6, r8, asr r4 │ │ │ │ │ @@ -2550426,15 +2550198,15 @@ │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, asr #6 │ │ │ │ │ sbceq sl, r0, r0, lsl #11 │ │ │ │ │ tsteq r9, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011952d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r9, r3, #72, 28 @ 0x480 │ │ │ │ │ tsteq r9, r8, asr r3 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlaleq r4, lr, r8, r8 │ │ │ │ │ tsteq ip, r8, lsl r2 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r0, asr #18 │ │ │ │ │ @@ -2550453,15 +2550225,15 @@ │ │ │ │ │ sbceq sl, r2, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r5, [r9, -r8] │ │ │ │ │ @ instruction: 0x011954b8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x011953b8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r2, r6, r8, lsr #28 │ │ │ │ │ + ldrshteq r2, [r6], r8 │ │ │ │ │ @ instruction: 0x0116a6b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r9, r8, asr #7 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ @@ -2550510,15 +2550282,15 @@ │ │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01195498 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsl #9 │ │ │ │ │ - sbceq r9, r2, r0, ror #24 │ │ │ │ │ + sbceq r9, r2, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011954b0 │ │ │ │ │ ldrsbeq r7, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2550540,15 +2550312,15 @@ │ │ │ │ │ tsteq r9, r0, ror #9 │ │ │ │ │ tsteq r9, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ │ - eoreq r9, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r9, r3, #120, 28 @ 0x780 │ │ │ │ │ tsteq r9, r0, lsr #10 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, asr r6 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r8, lsl r5 │ │ │ │ │ @@ -2550562,15 +2550334,15 @@ │ │ │ │ │ tsteq r9, r8, lsr r5 │ │ │ │ │ adcseq r9, fp, r8, asr #2 │ │ │ │ │ tsteq r9, r0, ror #10 │ │ │ │ │ andle r9, r0, r1, lsl #9 │ │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ │ ldrdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r9, r3, #144, 28 @ 0x900 │ │ │ │ │ tsteq r9, r8, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0119abb0 │ │ │ │ │ tsteq sp, r0, lsl #13 │ │ │ │ │ @ instruction: 0x01193db8 │ │ │ │ │ sbceq r9, r0, r8, ror #8 │ │ │ │ │ @ instruction: 0x01195590 │ │ │ │ │ @@ -2550652,21 +2550424,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, lsr ip │ │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ │ @ instruction: 0x011956b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011956d8 │ │ │ │ │ - eoreq r9, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r9, r3, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ mulle r6, r4, r3 │ │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ │ andle r0, r0, r9, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r9, r3, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011956f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ │ tsteq r9, r8, lsl #14 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ @@ -2550688,21 +2550460,21 @@ │ │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ tsteq r9, r8, ror #14 │ │ │ │ │ - eoreq r9, r3, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r9, r3, #8, 30 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ andle ip, r3, r5, asr #19 │ │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ │ andle r0, r0, r5, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #8, 30 │ │ │ │ │ + eoreq r9, r3, #32, 30 @ 0x80 │ │ │ │ │ tsteq r9, r8, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ │ @ instruction: 0x011d9698 │ │ │ │ │ tsteq r9, r0, lsl #11 │ │ │ │ │ strdeq r6, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ @@ -2550791,30 +2550563,30 @@ │ │ │ │ │ tsteq r9, r8, ror #17 │ │ │ │ │ @ instruction: 0x011958f0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r2, [r2], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq lr, r0, r0, pc @ │ │ │ │ │ - adceq r9, sp, r8, lsr #25 │ │ │ │ │ + adceq r9, sp, r0, ror #25 │ │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ │ tsteq r9, r0, lsl r9 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011959f0 │ │ │ │ │ tsteq r9, r0, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r1, r0, ror #28 │ │ │ │ │ + ldrhteq r0, [r1], r0 │ │ │ │ │ @ instruction: 0x011d96b0 │ │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ │ - eoreq r9, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r9, r3, #80, 30 @ 0x140 │ │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ │ andle r7, r8, lr, lsl #2 │ │ │ │ │ tsteq r9, r8, ror #19 │ │ │ │ │ mulle r0, r2, r6 │ │ │ │ │ tsteq r9, r8, asr r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq ip, r5, r8, lsl #15 │ │ │ │ │ @@ -2550850,15 +2550622,15 @@ │ │ │ │ │ @ instruction: 0x011959d8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ │ sbceq r6, r0, r8, lsr ip │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r9, r3, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011959f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r0, ror #21 │ │ │ │ │ @@ -2550872,25 +2550644,25 @@ │ │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, lsr sl │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr #20 │ │ │ │ │ strheq r4, [r2], #112 @ 0x70 │ │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ │ - eoreq r9, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r9, r3, #152, 30 @ 0x260 │ │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ │ andle r2, pc, sl, asr #15 │ │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ │ andle r0, r0, sp, ror ip │ │ │ │ │ tsteq r9, r0, ror #20 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r9, r3, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl ip │ │ │ │ │ adcseq r0, r2, r0, lsl #3 │ │ │ │ │ @ instruction: 0x0117c990 │ │ │ │ │ @ instruction: 0x01195a90 │ │ │ │ │ @@ -2550974,193 +2550746,193 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq fp, r0, r0, fp │ │ │ │ │ @ instruction: 0x01195bd0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r0, ror #23 │ │ │ │ │ - eoreq r9, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r9, r3, #224, 30 @ 0x380 │ │ │ │ │ tsteq r9, r0, lsl #24 │ │ │ │ │ andle r7, sl, r1, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x01195bf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r8, asr #3 │ │ │ │ │ tsteq sp, r0, ror #13 │ │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ │ andle r0, r0, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r3, #224, 30 @ 0x380 │ │ │ │ │ + eoreq sl, r3, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #24 │ │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ │ - eoreq sl, r3, #32 │ │ │ │ │ + eoreq sl, r3, #56 @ 0x38 │ │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ │ andle r2, ip, sp, ror ip │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ andle r0, r0, pc, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #56 @ 0x38 │ │ │ │ │ + eoreq sl, r3, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ │ - eoreq sl, r3, #104 @ 0x68 │ │ │ │ │ + eoreq sl, r3, #128 @ 0x80 │ │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ │ andsle r0, r0, r9, asr #14 │ │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, ror r8 @ │ │ │ │ │ @ instruction: 0x011d96f8 │ │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ │ andle r0, r0, r8, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #128 @ 0x80 │ │ │ │ │ + eoreq sl, r3, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01195cb0 │ │ │ │ │ @ instruction: 0x01195c98 │ │ │ │ │ - eoreq sl, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq sl, r3, #200 @ 0xc8 │ │ │ │ │ tsteq r9, r0, lsr #25 │ │ │ │ │ andsle r0, r0, sl, lsr sp │ │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ │ andle r0, r0, r3, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq sl, r3, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01195cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01195cf0 │ │ │ │ │ @ instruction: 0x01195cd8 │ │ │ │ │ - eoreq sl, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq sl, r3, #16, 2 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ andle r7, r9, fp, ror r8 │ │ │ │ │ tsteq r9, r8, ror #25 │ │ │ │ │ andle r0, r0, r6, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #16, 2 │ │ │ │ │ + eoreq sl, r3, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01195cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #26 │ │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ │ - eoreq sl, r3, #64, 2 │ │ │ │ │ + eoreq sl, r3, #88, 2 │ │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ │ mulle r8, r7, fp │ │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ │ andle r0, r0, ip, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #88, 2 │ │ │ │ │ + eoreq sl, r3, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr sp │ │ │ │ │ tsteq r9, r8, lsr sp │ │ │ │ │ - eoreq sl, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq sl, r3, #160, 2 @ 0x28 │ │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ │ andle sp, r5, sp, asr r2 │ │ │ │ │ tsteq r9, r8, asr #26 │ │ │ │ │ andle r0, r0, pc, lsr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq sl, r3, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01195d90 │ │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ │ - eoreq sl, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq sl, r3, #232, 2 @ 0x3a │ │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ strdle lr, [r3], -r2 │ │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ │ andle r0, r0, r4, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq sl, r3, #0, 4 │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r5, r6, r0, r6 │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01195d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01195dd8 │ │ │ │ │ + @ instruction: 0x01195df8 │ │ │ │ │ @ instruction: 0x01195db8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01195db0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, lsl #10 │ │ │ │ │ tsteq r9, r0, asr #27 │ │ │ │ │ tsteq r9, r8, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr r5 │ │ │ │ │ @ instruction: 0x01195dd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq lr, [r0], r8 │ │ │ │ │ tsteq sp, r8, lsr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #28 │ │ │ │ │ + tsteq r9, r0, ror #27 │ │ │ │ │ + eoreq sl, r3, #48, 4 │ │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ │ - eoreq sl, r3, #24, 4 @ 0x80000001 │ │ │ │ │ - @ instruction: 0x01195df0 │ │ │ │ │ ldrdle r4, [r5], -r4 @ │ │ │ │ │ - @ instruction: 0x01195df8 │ │ │ │ │ + @ instruction: 0x01195df0 │ │ │ │ │ andle r0, r0, r1, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #48, 4 │ │ │ │ │ + eoreq sl, r3, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #28 │ │ │ │ │ + tsteq r9, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #28 │ │ │ │ │ + tsteq r9, r8, lsr lr │ │ │ │ │ + tsteq r9, r0, lsl lr │ │ │ │ │ + eoreq sl, r3, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ │ - eoreq sl, r3, #96, 4 │ │ │ │ │ + @ instruction: 0xd00479b6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, asr r3 │ │ │ │ │ tsteq r9, r8, lsr #28 │ │ │ │ │ - @ instruction: 0xd00479b6 │ │ │ │ │ - tsteq r9, r8, lsr lr │ │ │ │ │ andle r0, r0, r0, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r6, r3, r8, fp │ │ │ │ │ + eoreq sl, r3, #144, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #28 │ │ │ │ │ + tsteq r9, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #29 │ │ │ │ │ + tsteq r9, r8, ror lr │ │ │ │ │ + tsteq r9, r0, asr lr │ │ │ │ │ + eoreq sl, r3, #192, 4 │ │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ │ - eoreq sl, r3, #168, 4 @ 0x8000000a │ │ │ │ │ - tsteq r9, r0, ror #28 │ │ │ │ │ andle lr, r3, r7, ror #13 │ │ │ │ │ - tsteq r9, r8, ror lr │ │ │ │ │ + tsteq r9, r0, ror #28 │ │ │ │ │ andle r0, r0, sl, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #29 │ │ │ │ │ + tsteq r9, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01195ff0 │ │ │ │ │ + tsteq r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x01195e90 │ │ │ │ │ + eoreq sl, r3, #8, 6 @ 0x20000000 │ │ │ │ │ @ instruction: 0x01195e98 │ │ │ │ │ - eoreq sl, r3, #240, 4 │ │ │ │ │ - tsteq r9, r0, lsr #29 │ │ │ │ │ ldrdle r4, [r7], -r5 │ │ │ │ │ - tsteq r9, r8, ror #31 │ │ │ │ │ + tsteq r9, r0, lsr #29 │ │ │ │ │ andle r0, r0, r6, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #32, 6 @ 0x80000000 │ │ │ │ │ @ instruction: 0x01195eb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ @ instruction: 0x01195a98 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ │ @@ -2551233,613 +2551005,613 @@ │ │ │ │ │ @ instruction: 0x01195fb8 │ │ │ │ │ @ instruction: 0x01195fd8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ │ sbceq r9, r0, r0, ror fp │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01195ff8 │ │ │ │ │ + @ instruction: 0x01195ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, rrx │ │ │ │ │ + tsteq r9, r0, rrx │ │ │ │ │ + tsteq r9, r8, asr #32 │ │ │ │ │ + eoreq sl, r3, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r4, r3, ip, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8 │ │ │ │ │ + tsteq ip, r8, lsl lr │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ - strdmi ip, [r8], #36 @ 0x24 │ │ │ │ │ + ldccc 15, cr1, [lr, #128]! @ 0x80 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, rrx │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r0, lsr #2 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + @ instruction: 0x011cdeb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, ror #7 │ │ │ │ │ - sbcmi ip, r8, r4, lsr r3 │ │ │ │ │ + ldccc 15, cr1, [lr, #384]! @ 0x180 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r9, sp, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r9, ip, r4, lsl #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #1 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r8, lsr #2 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + @ instruction: 0x011cdeb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r0, ror #7 │ │ │ │ │ - sbcmi ip, r8, r0, asr r3 │ │ │ │ │ + ldccc 15, cr1, [lr, #624]! @ 0x270 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #1 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r8, asr #2 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r8, asr #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011de4b8 │ │ │ │ │ - sbcmi ip, r8, r0, ror r3 │ │ │ │ │ + ldccc 15, cr1, [lr, #864]! @ 0x360 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #1 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r8, asr #2 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r0, ror #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ - smullmi ip, r8, r8, r3 │ │ │ │ │ + ldccc 0, cr2, [lr, #80]! @ 0x50 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #1 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - @ instruction: 0x011ce1b8 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r0, ror #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, asr r7 │ │ │ │ │ - sbcmi ip, r8, r0, asr #7 │ │ │ │ │ + ldccc 0, cr2, [lr, #336]! @ 0x150 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #2 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, ror #3 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r8, lsl #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, asr r7 │ │ │ │ │ - strdmi ip, [r8], #56 @ 0x38 │ │ │ │ │ + ldccc 0, cr2, [lr, #592]! @ 0x250 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #2 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011ce1f0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r0, asr #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ - sbcmi ip, r8, r4, lsr r4 │ │ │ │ │ + ldccc 0, cr2, [lr, #832]! @ 0x340 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011ce1f0 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, asr r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ - sbcmi ip, r8, r4, ror r4 │ │ │ │ │ + ldccc 1, cr2, [lr, #64]! @ 0x40 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #2 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, lsr #4 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, asr r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011d94d0 │ │ │ │ │ - strhmi ip, [r8], #68 @ 0x44 │ │ │ │ │ + ldccc 1, cr2, [lr, #176]! @ 0xb0 │ │ │ │ │ tsteq sp, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #3 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, ror r2 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq ip, r0, lsl #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi ip, [r8], #64 @ 0x40 │ │ │ │ │ + ldccc 1, cr2, [lr, #304]! @ 0x130 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r8, lsl r3 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq ip, r0, lsl #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi ip, r8, r0, lsr r5 │ │ │ │ │ + ldccc 1, cr2, [lr, #464]! @ 0x1d0 │ │ │ │ │ @ instruction: 0x011d97d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r8, lsl r3 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, lsl #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ - sbcmi ip, r8, ip, ror #10 │ │ │ │ │ + ldccc 1, cr2, [lr, #624]! @ 0x270 │ │ │ │ │ tsteq sp, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r0, lsl #7 │ │ │ │ │ + tsteq ip, r8, asr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ - sbcmi ip, r8, r8, lsr #11 │ │ │ │ │ + ldccc 1, cr2, [lr, #848]! @ 0x350 │ │ │ │ │ tsteq lr, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, lsl #7 │ │ │ │ │ + tsteq ip, r0, asr r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - sbcmi ip, r8, r4, ror #11 │ │ │ │ │ + ldccc 2, cr2, [lr, #64]! @ 0x40 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, lsl #7 │ │ │ │ │ + tsteq ip, r0, asr r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi ip, r8, r4, lsr #12 │ │ │ │ │ + ldccc 2, cr2, [lr, #320]! @ 0x140 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsr r4 │ │ │ │ │ + @ instruction: 0x011ce490 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ - sbcmi ip, r8, r4, ror #12 │ │ │ │ │ + ldccc 2, cr2, [lr, #576]! @ 0x240 │ │ │ │ │ @ instruction: 0x011b81b8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r5, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #1 │ │ │ │ │ tsteq sp, r0, asr #17 │ │ │ │ │ strdeq r3, [pc, #-132] @ 11961e4 <__bss_end__@@Base+0xa98b34> │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #5 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, lsr r4 │ │ │ │ │ + @ instruction: 0x011ce498 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ - sbcmi ip, r8, r0, lsr #13 │ │ │ │ │ + ldccc 2, cr2, [lr, #816]! @ 0x330 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #5 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - @ instruction: 0x011ce6f0 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq ip, r8, ror #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ - sbcmi ip, r8, r0, ror #13 │ │ │ │ │ + ldccc 3, cr2, [lr, #48]! @ 0x30 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #5 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r8, lsl #14 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq ip, r8, ror #13 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011eb398 │ │ │ │ │ - strdmi ip, [r8], #108 @ 0x6c │ │ │ │ │ + ldccc 3, cr2, [lr, #288]! @ 0x120 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #5 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r8, lsl r7 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r0, lsr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011eb398 │ │ │ │ │ - sbcmi ip, r8, ip, lsl r7 │ │ │ │ │ + ldccc 3, cr2, [lr, #528]! @ 0x210 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r8, lsl r7 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq ip, r8, lsr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r4, asr #14 │ │ │ │ │ + ldccc 3, cr2, [lr, #768]! @ 0x300 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #6 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r0, asr #14 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq ip, r8, lsr #14 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, ip, ror #14 │ │ │ │ │ + ldccc 4, cr2, [lr] │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, asr #19 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r0, lsr #19 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r4, lsr #15 │ │ │ │ │ + ldccc 4, cr2, [lr, #256]! @ 0x100 │ │ │ │ │ @ instruction: 0x011eb4b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011ce9d0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r8, lsr #19 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r0, ror #15 │ │ │ │ │ + ldccc 4, cr2, [lr, #496]! @ 0x1f0 │ │ │ │ │ tsteq lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #7 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011ce9d0 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, asr #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r0, lsr #16 │ │ │ │ │ + ldccc 4, cr2, [lr, #752]! @ 0x2f0 │ │ │ │ │ @ instruction: 0x011eb5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #7 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsl #20 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, asr #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r0, ror #16 │ │ │ │ │ + ldccc 4, cr2, [lr, #864]! @ 0x360 │ │ │ │ │ @ instruction: 0x011eb5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #7 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, lsl #20 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + @ instruction: 0x011ceaf8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi ip, r8, ip, r8 │ │ │ │ │ + ldccc 4, cr2, [lr, #992]! @ 0x3e0 │ │ │ │ │ adcseq ip, fp, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #7 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r8, lsr #21 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + @ instruction: 0x011ceaf8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi ip, [r8], #140 @ 0x8c │ │ │ │ │ + ldccc 5, cr2, [lr, #128]! @ 0x80 │ │ │ │ │ tsteq lr, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r8, lsr #21 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, asr #22 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r8, lsl r9 │ │ │ │ │ + ldccc 5, cr2, [lr, #288]! @ 0x120 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #8 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011ceaf8 │ │ │ │ │ + tsteq ip, r8, lsr #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r4, asr r9 │ │ │ │ │ + ldccc 5, cr2, [lr, #512]! @ 0x200 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x011cebb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi ip, r8, r0, r9 │ │ │ │ │ + ldccc 5, cr2, [lr, #752]! @ 0x2f0 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x011cebb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi ip, [r8], #144 @ 0x90 │ │ │ │ │ + ldccc 5, cr2, [lr, #1008]! @ 0x3f0 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsl #23 │ │ │ │ │ + tsteq ip, r0, ror #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi ip, r8, r0, lsl sl │ │ │ │ │ + ldccc 6, cr2, [lr, #240]! @ 0xf0 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011ceb98 │ │ │ │ │ + tsteq ip, r8, ror #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, ip, asr #20 │ │ │ │ │ + ldccc 6, cr2, [lr, #480]! @ 0x1e0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq ip, r8, asr ip │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq ip, r0, asr ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, ip, lsl #21 │ │ │ │ │ + ldccc 6, cr2, [lr, #736]! @ 0x2e0 │ │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq ip, r0, ror ip │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq ip, r0, asr ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r8, lsr #21 │ │ │ │ │ + ldccc 6, cr2, [lr, #976]! @ 0x3d0 │ │ │ │ │ tsteq lr, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq ip, r0, lsl #25 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq ip, r8, lsr #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r8, asr #21 │ │ │ │ │ + ldccc 7, cr2, [lr, #192]! @ 0xc0 │ │ │ │ │ tsteq lr, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq ip, r0, lsl #25 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011cecb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi ip, [r8], #160 @ 0xa0 │ │ │ │ │ + ldccc 7, cr2, [lr, #432]! @ 0x1b0 │ │ │ │ │ adcseq ip, fp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #10 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq ip, r8, asr #25 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011cecb0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r8, lsl fp │ │ │ │ │ + ldccc 7, cr2, [lr, #688]! @ 0x2b0 │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq ip, r8, ror sp │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq ip, r0, lsr #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, r0, asr fp │ │ │ │ │ + ldccc 7, cr2, [lr, #944]! @ 0x3b0 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r8, asr #27 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq ip, r0, ror sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, ip, lsl #23 │ │ │ │ │ + ldccc 8, cr2, [lr, #160]! @ 0xa0 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r8, asr #27 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq ip, r0, ror #28 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, ip, asr #23 │ │ │ │ │ + ldccc 8, cr2, [lr, #416]! @ 0x1a0 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #11 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r0, lsl lr │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq ip, r8, ror #28 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi ip, r8, ip, lsl #24 │ │ │ │ │ + ldccc 8, cr2, [lr, #528]! @ 0x210 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #11 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r8, lsl lr │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + @ instruction: 0x011ceeb8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi ip, r8, r8, asr #24 │ │ │ │ │ + ldccc 8, cr2, [lr, #656]! @ 0x290 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq ip, r8, asr #28 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + @ instruction: 0x011ceeb8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, asr #1 │ │ │ │ │ - sbcmi ip, r8, r8, lsl #25 │ │ │ │ │ + ldccc 8, cr2, [lr, #816]! @ 0x330 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq ip, r8, asr #28 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq ip, r8, lsl #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, asr #1 │ │ │ │ │ - sbcmi ip, r8, r4, asr #25 │ │ │ │ │ + ldccc 8, cr2, [lr, #976]! @ 0x3d0 │ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ │ sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011ceeb8 │ │ │ │ │ + tsteq ip, r0, asr #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsl #4 │ │ │ │ │ - sbcmi ip, r8, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x3dbe292c │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq ip, r0, asr #29 │ │ │ │ │ + tsteq ip, r8, asr #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsl #4 │ │ │ │ │ - sbcmi ip, r8, ip, lsr sp │ │ │ │ │ + @ instruction: 0x3dbe2968 │ │ │ │ │ @ instruction: 0x011f13f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ │ sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq ip, r0, asr #29 │ │ │ │ │ + tsteq ip, r8, asr #30 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ - sbcmi ip, r8, ip, ror sp │ │ │ │ │ + @ instruction: 0x3dbe29a8 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ │ sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq ip, r8, lsl pc │ │ │ │ │ + tsteq ip, r8, ror #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ - strhmi ip, [r8], #220 @ 0xdc │ │ │ │ │ + @ instruction: 0x3dbe29e8 │ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ │ strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq ip, r0, lsr #30 │ │ │ │ │ + @ instruction: 0x011ceff0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ - strdmi ip, [r8], #216 @ 0xd8 │ │ │ │ │ + @ instruction: 0x3dbe2a24 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq sp, r8, asr r0 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq sp, r0, asr r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ - sbcmi ip, r8, r8, lsr lr │ │ │ │ │ + @ instruction: 0x3dbe2a64 │ │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #14 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq sp, r8, rrx │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq sp, r0, asr r0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ - sbcmi ip, r8, r4, asr lr │ │ │ │ │ + @ instruction: 0x3dbe2aa0 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #14 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq sp, r8, ror r0 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + ldrheq r0, [sp, -r0] │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsl #16 │ │ │ │ │ - sbcmi ip, r8, r4, ror lr │ │ │ │ │ + @ instruction: 0x3dbe2adc │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r4, [fp], #181 @ 0xb5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r4, r2, ip, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #14 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq sp, r8, ror r0 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + ldrsbeq r0, [sp, -r0] │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011f1890 │ │ │ │ │ - smullmi ip, r8, ip, lr │ │ │ │ │ + @ instruction: 0x3dbe2b18 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #15 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - ldrsheq r0, [sp, -r0] │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + ldrsbeq r0, [sp, -r0] │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011f1890 │ │ │ │ │ - sbcmi ip, r8, r4, asr #29 │ │ │ │ │ + @ instruction: 0x3dbe2b58 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r0, asr r1 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, asr #2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, ror #18 │ │ │ │ │ - strdmi ip, [r8], #236 @ 0xec │ │ │ │ │ + @ instruction: 0x3dbe2b98 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #15 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r8, lsl #3 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r8, asr #2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011f1ab8 │ │ │ │ │ - sbcmi ip, r8, r8, lsr pc │ │ │ │ │ + @ instruction: 0x3dbe2bd4 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r8, lsl #3 │ │ │ │ │ + sbceq r3, r4, sp, ror #31 │ │ │ │ │ + tsteq sp, r0, lsr #3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ - sbcmi ip, r8, r8, ror pc │ │ │ │ │ + ldccc 12, cr2, [lr, #80]! @ 0x50 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011d01b0 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq sp, r0, lsr #5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ - strhmi ip, [r8], #248 @ 0xf8 │ │ │ │ │ + ldccc 12, cr2, [lr, #336]! @ 0x150 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r0, asr #3 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + @ instruction: 0x011d02b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ - strdmi ip, [r8], #244 @ 0xf4 │ │ │ │ │ + ldccc 12, cr2, [lr, #448]! @ 0x1c0 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq sp, r8, asr #4 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r8, lsl r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ - sbcmi sp, r8, r4, lsr r0 │ │ │ │ │ + ldccc 12, cr2, [lr, #576]! @ 0x240 │ │ │ │ │ @ instruction: 0x011f1fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #16 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq sp, r8, asr #4 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r8, lsl r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011c3dd0 │ │ │ │ │ - sbcmi sp, r8, r0, ror r0 │ │ │ │ │ + ldccc 12, cr2, [lr, #736]! @ 0x2e0 │ │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011d0290 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r0, ror #6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, lsr #1 │ │ │ │ │ + ldccc 12, cr2, [lr, #896]! @ 0x380 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011d0298 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, ror #7 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi sp, r8, r8, ror #1 │ │ │ │ │ + ldccc 13, cr2, [lr, #96]! @ 0x60 │ │ │ │ │ tsteq ip, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011d0298 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011d03f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ - sbcmi sp, r8, r8, lsr #2 │ │ │ │ │ + ldccc 13, cr2, [lr, #336]! @ 0x150 │ │ │ │ │ tsteq pc, r0, asr r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #17 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq sp, r8, lsr #6 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011d03f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ - sbcmi sp, r8, r8, ror #2 │ │ │ │ │ + ldccc 13, cr2, [lr, #592]! @ 0x250 │ │ │ │ │ tsteq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r0, lsr r3 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, ror r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - sbcmi sp, r8, r4, lsr #3 │ │ │ │ │ + ldccc 13, cr2, [lr, #848]! @ 0x350 │ │ │ │ │ @ instruction: 0x011c82f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - @ instruction: 0x011d04b0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, lsl #9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi sp, r8, r4, ror #3 │ │ │ │ │ + ldccc 14, cr2, [lr, #64]! @ 0x40 │ │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #19 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - @ instruction: 0x011d04b8 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + @ instruction: 0x011d04d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ - sbcmi sp, r8, r0, lsl #4 │ │ │ │ │ + ldccc 14, cr2, [lr, #320]! @ 0x140 │ │ │ │ │ @ instruction: 0x011c83f8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r9, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ @@ -2551859,411 +2551631,411 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ tsteq ip, r0, lsr #15 │ │ │ │ │ smlalbbeq ip, lr, ip, r9 │ │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq sp, r8, asr #9 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + @ instruction: 0x011d04d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsl #7 │ │ │ │ │ - sbcmi sp, r8, r0, lsr #4 │ │ │ │ │ + ldccc 14, cr2, [lr, #560]! @ 0x230 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #19 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq sp, r8, asr #9 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r8, lsr r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ - sbcmi sp, r8, r8, asr #4 │ │ │ │ │ + ldccc 14, cr2, [lr, #800]! @ 0x320 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq sp, r8, lsr #10 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r0, asr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011f94d0 │ │ │ │ │ - sbcmi sp, r8, r0, ror r2 │ │ │ │ │ + ldccc 15, cr2, [lr, #16]! │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r0, asr r5 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r0, asr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x011f94d0 │ │ │ │ │ - sbcmi sp, r8, r8, lsr #5 │ │ │ │ │ + ldccc 15, cr2, [lr, #272]! @ 0x110 │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r8, asr r5 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, ror #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r4, ror #5 │ │ │ │ │ + ldccc 15, cr2, [lr, #528]! @ 0x210 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r8, asr r5 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, ror r5 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r4, lsr #6 │ │ │ │ │ + ldccc 15, cr2, [lr, #768]! @ 0x300 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #21 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011d0598 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + @ instruction: 0x011d08b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r4, ror #6 │ │ │ │ │ + ldccc 0, cr3, [lr] │ │ │ │ │ @ instruction: 0x011f95f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #21 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r0, ror #11 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq sp, r0, asr #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r0, lsr #7 │ │ │ │ │ + ldccc 0, cr3, [lr, #112]! @ 0x70 │ │ │ │ │ tsteq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #21 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq sp, r8, lsr r8 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + @ instruction: 0x011d08d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r0, ror #7 │ │ │ │ │ + ldccc 0, cr3, [lr, #240]! @ 0xf0 │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #21 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq sp, r8, lsr r8 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + @ instruction: 0x011d08d0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, lsl r4 │ │ │ │ │ + ldccc 0, cr3, [lr, #400]! @ 0x190 │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #22 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r8, lsr #17 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r8, lsl #18 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r8, asr r4 │ │ │ │ │ + ldccc 0, cr3, [lr, #560]! @ 0x230 │ │ │ │ │ umlalseq ip, fp, r8, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #22 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011d08b0 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, asr r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi sp, r8, r4, r4 │ │ │ │ │ + ldccc 0, cr3, [lr, #784]! @ 0x310 │ │ │ │ │ tsteq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011d08b0 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, asr r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi sp, [r8], #68 @ 0x44 │ │ │ │ │ + ldccc 1, cr3, [lr] │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011d08d8 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, asr r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r4, lsl r5 │ │ │ │ │ + ldccc 1, cr3, [lr, #256]! @ 0x100 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #23 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r8, ror #17 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011d0998 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r0, asr r5 │ │ │ │ │ + ldccc 1, cr3, [lr, #512]! @ 0x200 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #23 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - @ instruction: 0x011d09b8 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, lsr #19 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi sp, r8, r0, r5 │ │ │ │ │ + ldccc 1, cr3, [lr, #752]! @ 0x2f0 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #23 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq sp, r0, asr #19 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq sp, r8, ror #19 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi sp, r8, ip, lsr #11 │ │ │ │ │ + ldccc 1, cr3, [lr, #1008]! @ 0x3f0 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #23 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - @ instruction: 0x011d09d0 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq sp, r8, ror #19 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, asr #11 │ │ │ │ │ + ldccc 2, cr3, [lr, #224]! @ 0xe0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - @ instruction: 0x011d09d0 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, ror #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi sp, [r8], #84 @ 0x54 │ │ │ │ │ + ldccc 2, cr3, [lr, #464]! @ 0x1d0 │ │ │ │ │ tsteq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq sp, r0, asr #20 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r0, lsr #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, lsl r6 │ │ │ │ │ + ldccc 2, cr3, [lr, #704]! @ 0x2c0 │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011d0ab8 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r0, lsr #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r4, asr r6 │ │ │ │ │ + ldccc 2, cr3, [lr, #960]! @ 0x3c0 │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011d0ad0 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, ror #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi sp, r8, r0, r6 │ │ │ │ │ + ldccc 3, cr3, [lr, #192]! @ 0xc0 │ │ │ │ │ adcseq ip, fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #25 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011d0ad0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r8, ror #21 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi sp, [r8], #96 @ 0x60 │ │ │ │ │ + ldccc 3, cr3, [lr, #432]! @ 0x1b0 │ │ │ │ │ @ instruction: 0x011f9cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011d0af8 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq sp, r8, lsl #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r0, lsl r7 │ │ │ │ │ + ldccc 3, cr3, [lr, #688]! @ 0x2b0 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r0, lsl #22 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq sp, r0, lsr #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, asr #14 │ │ │ │ │ + ldccc 3, cr3, [lr, #800]! @ 0x320 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #25 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq sp, r8, lsr fp │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r0, lsl #24 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, lsl #15 │ │ │ │ │ + ldccc 3, cr3, [lr, #928]! @ 0x3a0 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq sp, r8, lsr fp │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r0, lsl #24 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r8, asr #15 │ │ │ │ │ + ldccc 4, cr3, [lr, #64]! @ 0x40 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r0, ror fp │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r8, lsr ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi sp, r8, r4, lsl #16 │ │ │ │ │ + ldccc 4, cr3, [lr, #224]! @ 0xe0 │ │ │ │ │ smlalbbeq pc, r0, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #26 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r0, lsl #23 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, ror #24 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strheq pc, [r0, #-24] @ 0xffffffe8 @ │ │ │ │ │ - sbcmi sp, r8, r0, asr #16 │ │ │ │ │ + ldccc 4, cr3, [lr, #448]! @ 0x1c0 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r0, lsl #23 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011d0c90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strheq pc, [r0, #-24] @ 0xffffffe8 @ │ │ │ │ │ - sbcmi sp, r8, r0, lsl #17 │ │ │ │ │ + ldccc 4, cr3, [lr, #688]! @ 0x2b0 │ │ │ │ │ @ instruction: 0x0140f290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq sp, r8, lsl ip │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011d0c90 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlalbteq pc, r0, r0, r2 @ │ │ │ │ │ - sbcmi sp, r8, r0, asr #17 │ │ │ │ │ + ldccc 4, cr3, [lr, #944]! @ 0x3b0 │ │ │ │ │ smlalbbeq pc, r0, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #27 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r0, lsr #24 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011d0cb8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlalbteq pc, r0, r0, r2 @ │ │ │ │ │ - strdmi sp, [r8], #140 @ 0x8c │ │ │ │ │ + ldccc 5, cr3, [lr, #176]! @ 0xb0 │ │ │ │ │ smlaltbeq pc, r0, r0, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #27 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq sp, r8, asr #25 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, asr #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrdeq pc, [r0, #-64] @ 0xffffffc0 │ │ │ │ │ - sbcmi sp, r8, ip, lsr r9 │ │ │ │ │ + ldccc 5, cr3, [lr, #416]! @ 0x1a0 │ │ │ │ │ smlalbbeq pc, r0, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - @ instruction: 0x011d0cd0 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq sp, r8, ror #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrdeq pc, [r0, #-64] @ 0xffffffc0 │ │ │ │ │ - sbcmi sp, r8, r8, asr r9 │ │ │ │ │ + ldccc 5, cr3, [lr, #672]! @ 0x2a0 │ │ │ │ │ strheq pc, [r0, #-96] @ 0xffffffa0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #28 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq sp, r0, ror #25 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq sp, r8, ror #25 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlaltteq pc, r0, r0, r6 @ │ │ │ │ │ - sbcmi sp, r8, r8, ror r9 │ │ │ │ │ + ldccc 5, cr3, [lr, #912]! @ 0x390 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #28 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq sp, r0, ror #25 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, ror sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlaltteq pc, r0, r0, r6 @ │ │ │ │ │ - sbcmi sp, r8, r0, lsr #19 │ │ │ │ │ + ldccc 6, cr3, [lr, #128]! @ 0x80 │ │ │ │ │ strheq pc, [r0, #-120] @ 0xffffff88 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq sp, r8, lsr #26 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, ror sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlaltteq pc, r0, r8, r7 @ │ │ │ │ │ - sbcmi sp, r8, r8, asr #19 │ │ │ │ │ + ldccc 6, cr3, [lr, #368]! @ 0x170 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r8, lsr #27 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, ror sp │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ @ instruction: 0x0140f890 │ │ │ │ │ - sbcmi sp, r8, r0, lsl #20 │ │ │ │ │ + ldccc 6, cr3, [lr, #624]! @ 0x270 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #29 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011d0db0 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011d0dd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r0, r0, lsr #18 @ │ │ │ │ │ - sbcmi sp, r8, ip, lsr sl │ │ │ │ │ + ldccc 6, cr3, [lr, #880]! @ 0x370 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #29 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011d0db0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + @ instruction: 0x011d0dd8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r0, r0, lsr #18 @ │ │ │ │ │ - sbcmi sp, r8, ip, ror sl │ │ │ │ │ + ldccc 7, cr3, [lr, #96]! @ 0x60 │ │ │ │ │ smlalbteq pc, r0, r8, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011d0df0 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq sp, r0, ror #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq pc, [r0, #-152] @ 0xffffff68 │ │ │ │ │ - strhmi sp, [r8], #172 @ 0xac │ │ │ │ │ + ldccc 7, cr3, [lr, #352]! @ 0x160 │ │ │ │ │ smlalbbeq pc, r0, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #29 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r0, lsl lr │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq sp, r8, ror #29 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r0, r8, asr #22 @ │ │ │ │ │ - strdmi sp, [r8], #168 @ 0xa8 │ │ │ │ │ + ldccc 7, cr3, [lr, #464]! @ 0x1d0 │ │ │ │ │ smlalbbeq pc, r0, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq sp, r8, lsr #29 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + @ instruction: 0x011d0ef8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlalbbeq pc, r0, r0, ip @ │ │ │ │ │ - sbcmi sp, r8, r8, lsr fp │ │ │ │ │ + ldccc 7, cr3, [lr, #592]! @ 0x250 │ │ │ │ │ smlalbbeq pc, r0, r8, r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #30 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq sp, r8, lsr #29 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + @ instruction: 0x011d0ef8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ smlalbbeq pc, r0, r0, ip @ │ │ │ │ │ - sbcmi sp, r8, r4, ror fp │ │ │ │ │ + ldccc 7, cr3, [lr, #752]! @ 0x2f0 │ │ │ │ │ cmpeq r0, r0, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011d0ed0 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r8, ror pc │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq pc, [r0, #-224] @ 0xffffff20 │ │ │ │ │ - strhmi sp, [r8], #176 @ 0xb0 │ │ │ │ │ + ldccc 7, cr3, [lr, #912]! @ 0x390 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011d0ed8 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r8, ror #31 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq pc, [r0, #-224] @ 0xffffff20 │ │ │ │ │ - sbcmi sp, r8, ip, ror #23 │ │ │ │ │ + ldccc 8, cr3, [lr, #112]! @ 0x70 │ │ │ │ │ @ instruction: 0x0140ff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011d0ed8 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011d0ff0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, lsr #24 │ │ │ │ │ + ldccc 8, cr3, [lr, #352]! @ 0x160 │ │ │ │ │ tsteq sl, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq sp, r0, asr #30 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011d0ff0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, ror #24 │ │ │ │ │ + ldccc 8, cr3, [lr, #608]! @ 0x260 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r8, asr pc │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, lsl r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi sp, r8, r8, lsr #25 │ │ │ │ │ + ldccc 8, cr3, [lr, #864]! @ 0x360 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq sp, r8, lsr #4 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, lsr #4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq pc, [r0, #-224] @ 0xffffff20 │ │ │ │ │ - sbcmi sp, r8, r8, ror #25 │ │ │ │ │ + @ instruction: 0x3dbe3914 │ │ │ │ │ cmpeq r1, r8, lsr r0 │ │ │ │ │ ... │ │ │ │ │ sbcseq r0, r5, r0, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq r3, [r1], r8 │ │ │ │ │ @@ -2552277,47 +2552049,47 @@ │ │ │ │ │ tsteq r9, r8, lsl r0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r0, asr #32 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ │ sbceq fp, r0, r8, lsl #10 │ │ │ │ │ tsteq r9, r0, asr r0 │ │ │ │ │ - eoreq sl, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ - tsteq r9, r8, asr r0 │ │ │ │ │ andle r4, r5, r6, lsr r3 │ │ │ │ │ - tsteq r9, r0, rrx │ │ │ │ │ + tsteq r9, r8, asr r0 │ │ │ │ │ andle r0, r0, ip, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq sl, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r0 │ │ │ │ │ + tsteq r9, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ │ + tsteq r9, r0, lsr #1 │ │ │ │ │ + tsteq r9, r8, ror r0 │ │ │ │ │ + eoreq sl, r3, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq r9, r0, lsl #1 │ │ │ │ │ - eoreq sl, r3, #128, 6 │ │ │ │ │ - tsteq r9, r8, lsl #1 │ │ │ │ │ andle lr, r3, r2, lsr r9 │ │ │ │ │ - tsteq r9, r0, lsr #1 │ │ │ │ │ + tsteq r9, r8, lsl #1 │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ @ instruction: 0x01197098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r1, r0, lsl #10 │ │ │ │ │ tsteq sp, r8, asr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r7, [r9, -r0] │ │ │ │ │ + tsteq r9, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r1 │ │ │ │ │ + tsteq r9, r8, ror #2 │ │ │ │ │ + ldrheq r7, [r9, -r8] │ │ │ │ │ + eoreq sl, r3, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r9, r0, asr #1 │ │ │ │ │ - eoreq sl, r3, #200, 6 @ 0x20000003 │ │ │ │ │ - tsteq r9, r8, asr #1 │ │ │ │ │ andle r3, r2, r6, ror #20 │ │ │ │ │ - tsteq r9, r8, ror #2 │ │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ ldrsbeq r7, [r9, -r8] │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrsbteq r8, [r1], r0 │ │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr pc │ │ │ │ │ tsteq r9, r0, lsr #2 │ │ │ │ │ @@ -2552348,20 +2552120,20 @@ │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ │ sbceq r5, r0, r8, ror #13 │ │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ │ ldrsheq r7, [r9, -r8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror r1 │ │ │ │ │ + tsteq r9, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011971f0 │ │ │ │ │ + tsteq r9, r8, ror #3 │ │ │ │ │ + tsteq r9, r0, asr #3 │ │ │ │ │ + eoreq sl, r3, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq r9, r8, lsl #3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq lr, [r0], r8 │ │ │ │ │ tsteq r9, r0, asr r1 │ │ │ │ │ @ instruction: 0x01197198 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r0, lsl #3 │ │ │ │ │ @@ -2552371,33 +2552143,33 @@ │ │ │ │ │ @ instruction: 0x01197190 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011971b8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ │ strdeq ip, [r0], #128 @ 0x80 │ │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ │ - eoreq sl, r3, #16, 8 @ 0x10000000 │ │ │ │ │ - @ instruction: 0x011971d0 │ │ │ │ │ @ instruction: 0xd0023ab8 │ │ │ │ │ - tsteq r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x011971d0 │ │ │ │ │ andle r0, r0, r6, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r9, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq ip, [r8], r0 │ │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011971f8 │ │ │ │ │ + @ instruction: 0x011971f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011972f0 │ │ │ │ │ + tsteq r9, r8, ror #5 │ │ │ │ │ + tsteq r9, r0, lsl #4 │ │ │ │ │ + eoreq sl, r3, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ │ - eoreq sl, r3, #88, 8 @ 0x58000000 │ │ │ │ │ - tsteq r9, r0, ror #5 │ │ │ │ │ strdle r2, [r9], -r9 │ │ │ │ │ + tsteq r9, r0, ror #5 │ │ │ │ │ + andle r0, r0, pc, lsr #4 │ │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ │ sbcseq r8, r4, r8, lsr r7 │ │ │ │ │ adcseq r2, r5, r8, lsr fp │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2552442,194 +2552214,194 @@ │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011972d0 │ │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011972b8 │ │ │ │ │ - tsteq r9, r8, ror #5 │ │ │ │ │ - andle r0, r0, pc, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq sl, r3, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011972f8 │ │ │ │ │ + @ instruction: 0x011972f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ │ + tsteq r9, r0, asr #6 │ │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ │ + eoreq sl, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ - eoreq sl, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ - tsteq r9, r0, lsl r3 │ │ │ │ │ strdle r2, [r9], -sl │ │ │ │ │ - tsteq r9, r0, asr #6 │ │ │ │ │ + tsteq r9, r0, lsl r3 │ │ │ │ │ andle r0, r0, lr, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #15 │ │ │ │ │ @ instruction: 0x01195eb8 │ │ │ │ │ smullseq r2, r4, r0, lr │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r3 │ │ │ │ │ + tsteq r9, r8, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #7 │ │ │ │ │ tsteq r9, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, pc, r8, lsr #9 │ │ │ │ │ @ instruction: 0x011d97b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #7 │ │ │ │ │ + tsteq r9, r8, ror r3 │ │ │ │ │ + eoreq sl, r3, #0, 10 │ │ │ │ │ @ instruction: 0x01197390 │ │ │ │ │ - eoreq sl, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + andle r2, r9, r8, lsr #28 │ │ │ │ │ tsteq r9, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110bbd0 │ │ │ │ │ @ instruction: 0x011d97d0 │ │ │ │ │ @ instruction: 0x01197398 │ │ │ │ │ - andle r2, r9, r8, lsr #28 │ │ │ │ │ - tsteq r9, r0, lsr #7 │ │ │ │ │ andle r0, r0, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #0, 10 │ │ │ │ │ + eoreq sl, r3, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011973b0 │ │ │ │ │ + tsteq r9, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011973d8 │ │ │ │ │ + @ instruction: 0x011973d0 │ │ │ │ │ + @ instruction: 0x011973b8 │ │ │ │ │ + eoreq sl, r3, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r9, r0, asr #7 │ │ │ │ │ - eoreq sl, r3, #48, 10 @ 0xc000000 │ │ │ │ │ - tsteq r9, r8, asr #7 │ │ │ │ │ andle sp, sp, r3, lsl #23 │ │ │ │ │ - @ instruction: 0x011973d0 │ │ │ │ │ + tsteq r9, r8, asr #7 │ │ │ │ │ andle r0, r0, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq sl, r3, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #7 │ │ │ │ │ + @ instruction: 0x011973d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r4 │ │ │ │ │ + tsteq r9, r0, lsl r4 │ │ │ │ │ + tsteq r9, r8, ror #7 │ │ │ │ │ + eoreq sl, r3, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ │ - eoreq sl, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + @ instruction: 0xd00d17b1 │ │ │ │ │ @ instruction: 0x011973f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r5, [pc], r0 │ │ │ │ │ tsteq sp, r8, ror #15 │ │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ │ - @ instruction: 0xd00d17b1 │ │ │ │ │ - tsteq r9, r0, lsl r4 │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq sl, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #8 │ │ │ │ │ + tsteq r9, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r4 │ │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ │ + eoreq sl, r3, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ │ - eoreq sl, r3, #192, 10 @ 0x30000000 │ │ │ │ │ - tsteq r9, r8, lsr r4 │ │ │ │ │ andle fp, sp, r0, asr #24 │ │ │ │ │ - tsteq r9, r0, asr #8 │ │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ │ mulle r0, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq sl, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr #27 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ tsteq r9, r0, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq fp, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011974b0 │ │ │ │ │ + tsteq r9, r8, lsr #9 │ │ │ │ │ + tsteq r9, r0, lsl #9 │ │ │ │ │ + eoreq sl, r3, #32, 12 @ 0x2000000 │ │ │ │ │ @ instruction: 0x01197498 │ │ │ │ │ - eoreq sl, r3, #8, 12 @ 0x800000 │ │ │ │ │ + andle r9, sp, lr, asr #1 │ │ │ │ │ @ instruction: 0x01197490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsl #19 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ tsteq r9, r0, lsr #9 │ │ │ │ │ - andle r9, sp, lr, asr #1 │ │ │ │ │ - tsteq r9, r8, lsr #9 │ │ │ │ │ mulle r0, sp, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq sl, r3, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011974b8 │ │ │ │ │ + @ instruction: 0x011974b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #9 │ │ │ │ │ + @ instruction: 0x011974d8 │ │ │ │ │ + tsteq r9, r0, asr #9 │ │ │ │ │ + eoreq sl, r3, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ - eoreq sl, r3, #80, 12 @ 0x5000000 │ │ │ │ │ - @ instruction: 0x011974d0 │ │ │ │ │ andle sl, ip, r4, ror r5 │ │ │ │ │ - @ instruction: 0x011974d8 │ │ │ │ │ + @ instruction: 0x011974d0 │ │ │ │ │ andle r0, r0, r1, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq sl, r3, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #9 │ │ │ │ │ + tsteq r9, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r5 │ │ │ │ │ + tsteq r9, r8, lsl #10 │ │ │ │ │ + @ instruction: 0x011974f0 │ │ │ │ │ + eoreq sl, r3, #176, 12 @ 0xb000000 │ │ │ │ │ @ instruction: 0x011974f8 │ │ │ │ │ - eoreq sl, r3, #152, 12 @ 0x9800000 │ │ │ │ │ - tsteq r9, r0, lsl #10 │ │ │ │ │ andle r2, sp, r5, lsl #17 │ │ │ │ │ - tsteq r9, r8, lsl #10 │ │ │ │ │ + tsteq r9, r0, lsl #10 │ │ │ │ │ andle r0, r0, r6, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq sl, r3, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r5 │ │ │ │ │ + tsteq r9, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #10 │ │ │ │ │ + tsteq r9, r8, lsr r5 │ │ │ │ │ + tsteq r9, r0, lsr #10 │ │ │ │ │ + eoreq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ │ - eoreq sl, r3, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq r9, r0, lsr r5 │ │ │ │ │ strdle pc, [sp], -r2 │ │ │ │ │ - tsteq r9, r8, lsr r5 │ │ │ │ │ + tsteq r9, r0, lsr r5 │ │ │ │ │ andle r0, r0, ip, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq sl, r3, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r5 │ │ │ │ │ + tsteq r9, r0, asr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #11 │ │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ │ tsteq r9, r8, lsr #6 │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #11 │ │ │ │ │ + tsteq r9, r8, ror r5 │ │ │ │ │ + eoreq sl, r3, #64, 14 @ 0x1000000 │ │ │ │ │ @ instruction: 0x01197590 │ │ │ │ │ - eoreq sl, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + andle sp, ip, r3, asr #30 │ │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, lsr #30 │ │ │ │ │ tsteq sp, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01197598 │ │ │ │ │ - andle sp, ip, r3, asr #30 │ │ │ │ │ - tsteq r9, r0, lsr #11 │ │ │ │ │ andle r0, r0, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq sl, r3, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #12 │ │ │ │ │ + tsteq r9, r8, lsr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #13 │ │ │ │ │ @ instruction: 0x011975b8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r1, r0, lsr #9 │ │ │ │ │ tsteq r9, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ tsteq r9, r0, lsl #12 │ │ │ │ │ @@ -2552660,20 +2552432,20 @@ │ │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ │ tsteq r9, r8, lsr r6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, asr #12 │ │ │ │ │ sbceq r5, r0, r0, asr #23 │ │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ │ @ instruction: 0x011975d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011976b8 │ │ │ │ │ + eoreq sl, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ │ + andle ip, ip, r2, asr #22 │ │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ │ - eoreq sl, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + mulle r0, r5, r3 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq lr, [r0], r8 │ │ │ │ │ tsteq r9, r0, lsr r6 │ │ │ │ │ tsteq r9, r8, ror r6 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r0, ror #12 │ │ │ │ │ @@ -2552682,320 +2552454,320 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01197698 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ │ sbceq fp, r0, r0, lsr #27 │ │ │ │ │ - tsteq r9, r8, lsr #13 │ │ │ │ │ - andle ip, ip, r2, asr #22 │ │ │ │ │ - @ instruction: 0x011976b0 │ │ │ │ │ - mulle r0, r5, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq sl, r3, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #13 │ │ │ │ │ + @ instruction: 0x011976b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r7 │ │ │ │ │ + tsteq r9, r8, lsl #14 │ │ │ │ │ + tsteq r9, r0, asr #13 │ │ │ │ │ + eoreq sl, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + tsteq r9, r8, ror #13 │ │ │ │ │ + andle r8, r8, ip, lsr r2 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, lr, r8, ror #10 │ │ │ │ │ cmpeq r1, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror r3 │ │ │ │ │ - adceq ip, ip, r0, lsl #22 │ │ │ │ │ + adceq ip, ip, r0, lsr fp │ │ │ │ │ tsteq sp, r8, ror r8 │ │ │ │ │ @ instruction: 0x011976f0 │ │ │ │ │ - eoreq sl, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ - tsteq r9, r8, lsl #14 │ │ │ │ │ - andle r8, r8, ip, lsr r2 │ │ │ │ │ + andle r0, r0, r5, lsl r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9890 │ │ │ │ │ - tsteq r9, r0, lsl r7 │ │ │ │ │ - andle r0, r0, r5, lsl r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #14 │ │ │ │ │ + tsteq r9, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ │ - tsteq r9, r0, lsr r7 │ │ │ │ │ - eoreq sl, r3, #0, 16 │ │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ │ + eoreq sl, r3, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ │ andle r0, sp, r5, lsr r7 │ │ │ │ │ - tsteq r9, r0, asr #14 │ │ │ │ │ + tsteq r9, r0, lsr r7 │ │ │ │ │ andle r0, r0, r0, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq sl, r3, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r7 │ │ │ │ │ + tsteq r9, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #15 │ │ │ │ │ - tsteq r9, r0, ror #14 │ │ │ │ │ - eoreq sl, r3, #72, 16 @ 0x480000 │ │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ │ + eoreq sl, r3, #96, 16 @ 0x600000 │ │ │ │ │ + tsteq r9, r8, asr r7 │ │ │ │ │ andle sl, sp, r5, lsl fp │ │ │ │ │ + tsteq r9, r0, ror #14 │ │ │ │ │ + andle r0, r0, ip, asr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #120, 16 @ 0x780000 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #17 │ │ │ │ │ - tsteq r9, r0, lsl #15 │ │ │ │ │ - andle r0, r0, ip, asr #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197790 │ │ │ │ │ + tsteq r9, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011977b8 │ │ │ │ │ - tsteq r9, r0, lsr #15 │ │ │ │ │ - eoreq sl, r3, #144, 16 @ 0x900000 │ │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ │ + @ instruction: 0x01197790 │ │ │ │ │ + eoreq sl, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + @ instruction: 0x01197798 │ │ │ │ │ andle lr, sp, r0, lsl #28 │ │ │ │ │ - @ instruction: 0x011977b0 │ │ │ │ │ + tsteq r9, r0, lsr #15 │ │ │ │ │ mulle r0, sp, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq sl, r3, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #15 │ │ │ │ │ + @ instruction: 0x011977b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011977f8 │ │ │ │ │ - @ instruction: 0x011977d0 │ │ │ │ │ - eoreq sl, r3, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ + tsteq r9, r0, asr #15 │ │ │ │ │ + eoreq sl, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + tsteq r9, r8, asr #15 │ │ │ │ │ strdle r9, [sp], -r2 │ │ │ │ │ + @ instruction: 0x011977d0 │ │ │ │ │ + andle r0, r0, r1, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #8, 18 @ 0x20000 │ │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq ip, [r4], #240 @ 0xf0 │ │ │ │ │ - @ instruction: 0x011977f0 │ │ │ │ │ - andle r0, r0, r1, lsr #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #16 │ │ │ │ │ + @ instruction: 0x011977f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #16 │ │ │ │ │ - tsteq r9, r0, lsl r8 │ │ │ │ │ - eoreq sl, r3, #32, 18 @ 0x80000 │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ + tsteq r9, r0, lsl #16 │ │ │ │ │ + eoreq sl, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + tsteq r9, r8, lsl #16 │ │ │ │ │ andle r1, lr, fp, lsr r0 │ │ │ │ │ - tsteq r9, r0, lsr #16 │ │ │ │ │ + tsteq r9, r0, lsl r8 │ │ │ │ │ andle r0, r0, r1, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq sl, r3, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r8 │ │ │ │ │ + tsteq r9, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197890 │ │ │ │ │ + tsteq r9, r0, lsl #17 │ │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #128, 18 @ 0x200000 │ │ │ │ │ + tsteq r9, r0, ror #16 │ │ │ │ │ + andle r8, sp, r7, asr r2 │ │ │ │ │ tsteq r9, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #17 │ │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ │ tsteq r9, r8, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #17 │ │ │ │ │ tsteq r9, r8, ror #16 │ │ │ │ │ - eoreq sl, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ - tsteq r9, r0, lsl #17 │ │ │ │ │ - andle r8, sp, r7, asr r2 │ │ │ │ │ + andle r0, r0, fp, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d98d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ - andle r0, r0, fp, ror r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #18 │ │ │ │ │ @ instruction: 0x01197898 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r9 │ │ │ │ │ + eoreq sl, r3, #200, 18 @ 0x320000 │ │ │ │ │ + tsteq r9, r0, lsr #17 │ │ │ │ │ + andle r3, sp, r4, asr r7 │ │ │ │ │ @ instruction: 0x011978d8 │ │ │ │ │ - eoreq sl, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + andle r0, r0, r5, lsl r3 │ │ │ │ │ @ instruction: 0x011978b0 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ sbcseq pc, r3, r8, lsl #5 │ │ │ │ │ adcseq r1, r2, r0, ror #9 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ @ instruction: 0x011978d0 │ │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ │ - tsteq r9, r0, lsl #18 │ │ │ │ │ - andle r3, sp, r4, asr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #224, 18 @ 0x380000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ │ @ instruction: 0x011978f8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sl, r1, r0, lsl #4 │ │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ │ - tsteq r9, r8, lsl #18 │ │ │ │ │ - andle r0, r0, r5, lsl r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r9 │ │ │ │ │ + tsteq r9, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r9 │ │ │ │ │ - tsteq r9, r8, lsr #18 │ │ │ │ │ - eoreq sl, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ │ + tsteq r9, r8, lsl r9 │ │ │ │ │ + eoreq sl, r3, #16, 20 @ 0x10000 │ │ │ │ │ + tsteq r9, r0, lsr #18 │ │ │ │ │ mulle ip, r4, r2 │ │ │ │ │ + tsteq r9, r8, lsr #18 │ │ │ │ │ + ldrdle r0, [r0], -sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #40, 20 @ 0x28000 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ │ @ instruction: 0x011d98f0 │ │ │ │ │ - tsteq r9, r8, asr #18 │ │ │ │ │ - ldrdle r0, [r0], -sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r9 │ │ │ │ │ + tsteq r9, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #19 │ │ │ │ │ - tsteq r9, r8, ror #18 │ │ │ │ │ - eoreq sl, r3, #64, 20 @ 0x40000 │ │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ │ + tsteq r9, r8, asr r9 │ │ │ │ │ + eoreq sl, r3, #88, 20 @ 0x58000 │ │ │ │ │ + tsteq r9, r0, ror #18 │ │ │ │ │ mulle lr, r2, r9 │ │ │ │ │ - tsteq r9, r8, ror r9 │ │ │ │ │ + tsteq r9, r8, ror #18 │ │ │ │ │ andle r0, r0, sl, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq sl, r3, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ │ + tsteq r9, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #19 │ │ │ │ │ @ instruction: 0x01197998 │ │ │ │ │ - eoreq sl, r3, #136, 20 @ 0x88000 │ │ │ │ │ - @ instruction: 0x011979b0 │ │ │ │ │ + tsteq r9, r8, lsl #19 │ │ │ │ │ + eoreq sl, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + @ instruction: 0x01197990 │ │ │ │ │ andle fp, ip, sl, lsr fp │ │ │ │ │ + @ instruction: 0x011979b0 │ │ │ │ │ + andle r0, r0, ip, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011979b8 │ │ │ │ │ tsteq r9, r8, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq sp, [r5], r8 │ │ │ │ │ tsteq sp, r8, lsl #18 │ │ │ │ │ - @ instruction: 0x011979b8 │ │ │ │ │ - andle r0, r0, ip, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq sl, r3, #184, 20 @ 0xb8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011979d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr sl │ │ │ │ │ + tsteq r9, r8, lsr #20 │ │ │ │ │ + @ instruction: 0x011979d8 │ │ │ │ │ + eoreq sl, r3, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ │ - eoreq sl, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + andle r7, ip, fp, lsr sl │ │ │ │ │ @ instruction: 0x011979f8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011979f0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq fp, [r0], #232 @ 0xe8 │ │ │ │ │ tsteq r9, r0, lsl #20 │ │ │ │ │ tsteq r9, r8, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140b698 │ │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ │ - andle r7, ip, fp, lsr sl │ │ │ │ │ - tsteq r9, r8, lsr #20 │ │ │ │ │ andle r0, r0, lr, asr #25 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #0, 22 │ │ │ │ │ tsteq r9, r0, lsr #20 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr sl │ │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #21 │ │ │ │ │ + tsteq r9, r8, ror sl │ │ │ │ │ + tsteq r9, r0, asr #20 │ │ │ │ │ + eoreq sl, r3, #48, 22 @ 0xc000 │ │ │ │ │ tsteq r9, r8, asr sl │ │ │ │ │ - eoreq sl, r3, #24, 22 @ 0x6000 │ │ │ │ │ + andle r5, ip, r3, asr #8 │ │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq r2, r0, lsr #25 │ │ │ │ │ tsteq r9, r0, asr #19 │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ - andle r5, ip, r3, asr #8 │ │ │ │ │ + andle r0, r0, r4, asr #4 │ │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r5, r0, ror #12 │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ - tsteq r9, r8, ror sl │ │ │ │ │ - andle r0, r0, r4, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq sl, r3, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #21 │ │ │ │ │ + tsteq r9, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197ab0 │ │ │ │ │ + tsteq r9, r8, lsr #21 │ │ │ │ │ + @ instruction: 0x01197a90 │ │ │ │ │ + eoreq sl, r3, #120, 22 @ 0x1e000 │ │ │ │ │ @ instruction: 0x01197a98 │ │ │ │ │ - eoreq sl, r3, #96, 22 @ 0x18000 │ │ │ │ │ - tsteq r9, r0, lsr #21 │ │ │ │ │ strdle r4, [sp], -sp │ │ │ │ │ - tsteq r9, r8, lsr #21 │ │ │ │ │ + tsteq r9, r0, lsr #21 │ │ │ │ │ andle r0, r0, r5, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq sl, r3, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197ab8 │ │ │ │ │ + @ instruction: 0x01197ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #21 │ │ │ │ │ + @ instruction: 0x01197ad8 │ │ │ │ │ + tsteq r9, r0, asr #21 │ │ │ │ │ + eoreq sl, r3, #192, 22 @ 0x30000 │ │ │ │ │ tsteq r9, r8, asr #21 │ │ │ │ │ - eoreq sl, r3, #168, 22 @ 0x2a000 │ │ │ │ │ - @ instruction: 0x01197ad0 │ │ │ │ │ strdle ip, [sp], -r1 │ │ │ │ │ - @ instruction: 0x01197ad8 │ │ │ │ │ + @ instruction: 0x01197ad0 │ │ │ │ │ @ instruction: 0xd00001b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq sl, r3, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #21 │ │ │ │ │ + tsteq r9, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl fp │ │ │ │ │ + tsteq r9, r0, lsl fp │ │ │ │ │ + @ instruction: 0x01197af0 │ │ │ │ │ + eoreq sl, r3, #8, 24 @ 0x800 │ │ │ │ │ @ instruction: 0x01197af8 │ │ │ │ │ - eoreq sl, r3, #240, 22 @ 0x3c000 │ │ │ │ │ - tsteq r9, r0, lsl #22 │ │ │ │ │ andle r3, r8, sl, lsl #7 │ │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ │ + tsteq r9, r0, lsl #22 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ + eoreq sl, r3, #32, 24 @ 0x2000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #8, 24 @ 0x800 │ │ │ │ │ + sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #22 │ │ │ │ │ + tsteq r9, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr fp │ │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ │ + tsteq r9, r8, lsr #22 │ │ │ │ │ + eoreq sl, r3, #80, 24 @ 0x5000 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ - eoreq sl, r3, #56, 24 @ 0x3800 │ │ │ │ │ - tsteq r9, r8, lsr fp │ │ │ │ │ andle r6, sp, r6, asr #14 │ │ │ │ │ - tsteq r9, r8, asr #22 │ │ │ │ │ + tsteq r9, r8, lsr fp │ │ │ │ │ andle r0, r0, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r2, r0, r8 │ │ │ │ │ + eoreq sl, r3, #104, 24 @ 0x6800 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #80, 24 @ 0x5000 │ │ │ │ │ + addeq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr fp │ │ │ │ │ + tsteq r9, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197cb0 │ │ │ │ │ + @ instruction: 0x01197c98 │ │ │ │ │ + tsteq r9, r0, ror #22 │ │ │ │ │ + eoreq sl, r3, #152, 24 @ 0x9800 │ │ │ │ │ tsteq r9, r8, lsl #25 │ │ │ │ │ - eoreq sl, r3, #128, 24 @ 0x8000 │ │ │ │ │ + andle r3, r8, fp, lsr #3 │ │ │ │ │ tsteq r9, r0, ror fp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r1, r0, lsr r6 │ │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2553061,169 +2552833,169 @@ │ │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, ror #24 │ │ │ │ │ strheq fp, [r0], #232 @ 0xe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ @ instruction: 0x01197c90 │ │ │ │ │ - andle r3, r8, fp, lsr #3 │ │ │ │ │ - @ instruction: 0x01197c98 │ │ │ │ │ andle r0, r0, fp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq sl, r3, #176, 24 @ 0xb000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01197cb0 │ │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r6, r0, lsr #13 │ │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197cb8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #25 │ │ │ │ │ + @ instruction: 0x01197cd8 │ │ │ │ │ + tsteq r9, r0, asr #25 │ │ │ │ │ + eoreq sl, r3, #224, 24 @ 0xe000 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ - eoreq sl, r3, #200, 24 @ 0xc800 │ │ │ │ │ - @ instruction: 0x01197cd0 │ │ │ │ │ strdle r6, [ip], -r0 │ │ │ │ │ - @ instruction: 0x01197cd8 │ │ │ │ │ + @ instruction: 0x01197cd0 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq sl, r3, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #25 │ │ │ │ │ + tsteq r9, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #26 │ │ │ │ │ + tsteq r9, r8, lsl #26 │ │ │ │ │ + @ instruction: 0x01197cf0 │ │ │ │ │ + eoreq sl, r3, #40, 26 @ 0xa00 │ │ │ │ │ @ instruction: 0x01197cf8 │ │ │ │ │ - eoreq sl, r3, #16, 26 @ 0x400 │ │ │ │ │ - tsteq r9, r0, lsl #26 │ │ │ │ │ andle r5, sp, fp, lsr #10 │ │ │ │ │ - tsteq r9, r8, lsl #26 │ │ │ │ │ + tsteq r9, r0, lsl #26 │ │ │ │ │ andle r0, r0, r1, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq sl, r3, #64, 26 @ 0x1000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #26 │ │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197d98 │ │ │ │ │ + @ instruction: 0x01197d90 │ │ │ │ │ + tsteq r9, r0, asr #26 │ │ │ │ │ + eoreq sl, r3, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r9, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, ror r2 │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ tsteq r9, r8, asr #26 │ │ │ │ │ - eoreq sl, r3, #88, 26 @ 0x1600 │ │ │ │ │ - tsteq r9, r8, lsl #27 │ │ │ │ │ andle r5, fp, r4, asr #19 │ │ │ │ │ + tsteq r9, r8, lsl #27 │ │ │ │ │ + andle r0, r0, ip, lsr r3 │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq fp, r5, r0, r1 │ │ │ │ │ tsteq sp, r0, lsl #19 │ │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r8, ror sp @ │ │ │ │ │ tsteq r9, r0, lsl #27 │ │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr #7 │ │ │ │ │ - @ instruction: 0x01197d90 │ │ │ │ │ - andle r0, r0, ip, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq sl, r3, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #27 │ │ │ │ │ + @ instruction: 0x01197d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #27 │ │ │ │ │ + tsteq r9, r0, asr #27 │ │ │ │ │ + tsteq r9, r8, lsr #27 │ │ │ │ │ + eoreq sl, r3, #184, 26 @ 0x2e00 │ │ │ │ │ @ instruction: 0x01197db0 │ │ │ │ │ - eoreq sl, r3, #160, 26 @ 0x2800 │ │ │ │ │ - @ instruction: 0x01197db8 │ │ │ │ │ andle r6, sl, r9, asr #10 │ │ │ │ │ - tsteq r9, r0, asr #27 │ │ │ │ │ + @ instruction: 0x01197db8 │ │ │ │ │ mulle r0, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq sl, r3, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197dd0 │ │ │ │ │ + tsteq r9, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #28 │ │ │ │ │ + tsteq r9, r0, lsl lr │ │ │ │ │ + @ instruction: 0x01197dd8 │ │ │ │ │ + eoreq sl, r3, #0, 28 │ │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ │ - eoreq sl, r3, #232, 26 @ 0x3a00 │ │ │ │ │ - tsteq r9, r8, lsl #28 │ │ │ │ │ andle r6, sl, r7, ror #13 │ │ │ │ │ + tsteq r9, r8, lsl #28 │ │ │ │ │ + @ instruction: 0xd00001b2 │ │ │ │ │ @ instruction: 0x01197df0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r0, asr r1 │ │ │ │ │ @ instruction: 0x011d9998 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ │ - @ instruction: 0xd00001b2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #0, 28 │ │ │ │ │ + eoreq sl, r3, #24, 28 @ 0x180 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #28 │ │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl #30 │ │ │ │ │ @ instruction: 0x011d99b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #29 │ │ │ │ │ + tsteq r9, r0, lsl #29 │ │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ │ + eoreq sl, r3, #72, 28 @ 0x480 │ │ │ │ │ tsteq r9, r0, asr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, lsl r7 │ │ │ │ │ tsteq sp, r8, asr #19 │ │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ │ - eoreq sl, r3, #48, 28 @ 0x300 │ │ │ │ │ + mulle sl, lr, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r0], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, asr lr │ │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ │ - mulle sl, lr, r8 │ │ │ │ │ + @ instruction: 0xd00001bb │ │ │ │ │ tsteq r9, r0, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #19 │ │ │ │ │ - tsteq r9, r0, lsl #29 │ │ │ │ │ - @ instruction: 0xd00001bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq sl, r3, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197e90 │ │ │ │ │ + tsteq r9, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197eb8 │ │ │ │ │ + @ instruction: 0x01197eb0 │ │ │ │ │ + @ instruction: 0x01197e98 │ │ │ │ │ + eoreq sl, r3, #144, 28 @ 0x900 │ │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ │ - eoreq sl, r3, #120, 28 @ 0x780 │ │ │ │ │ - tsteq r9, r8, lsr #29 │ │ │ │ │ andle r6, sl, lr, asr sl │ │ │ │ │ - @ instruction: 0x01197eb0 │ │ │ │ │ + tsteq r9, r8, lsr #29 │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq sl, r3, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #29 │ │ │ │ │ + @ instruction: 0x01197eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #29 │ │ │ │ │ + tsteq r9, r0, ror #29 │ │ │ │ │ + tsteq r9, r8, asr #29 │ │ │ │ │ + eoreq sl, r3, #216, 28 @ 0xd80 │ │ │ │ │ @ instruction: 0x01197ed0 │ │ │ │ │ - eoreq sl, r3, #192, 28 @ 0xc00 │ │ │ │ │ - @ instruction: 0x01197ed8 │ │ │ │ │ andle r6, sl, r3, lsr ip │ │ │ │ │ - tsteq r9, r0, ror #29 │ │ │ │ │ + @ instruction: 0x01197ed8 │ │ │ │ │ andle r0, r0, r2, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq sl, r3, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01197ef0 │ │ │ │ │ + tsteq r9, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #32 │ │ │ │ │ + tsteq r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x01197fb8 │ │ │ │ │ + eoreq sl, r3, #32, 30 @ 0x80 │ │ │ │ │ tsteq r9, r0, lsl #30 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ strhteq fp, [pc], r0 │ │ │ │ │ tsteq ip, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #26 │ │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ │ @@ -2553265,19 +2553037,19 @@ │ │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01197fb0 │ │ │ │ │ sbceq r9, r0, r8, asr r5 │ │ │ │ │ @ instruction: 0x01197f98 │ │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ │ tsteq r9, r0, asr #31 │ │ │ │ │ - eoreq sl, r3, #8, 30 │ │ │ │ │ - tsteq r9, r8, asr #31 │ │ │ │ │ andle r6, sl, r6, lsl #27 │ │ │ │ │ - tsteq r9, r8, lsl r0 │ │ │ │ │ + tsteq r9, r8, asr #31 │ │ │ │ │ mulle r0, fp, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r3, #56, 30 @ 0xe0 │ │ │ │ │ @ instruction: 0x01197fd8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r0, lsr #14 │ │ │ │ │ tsteq r9, r0, lsr #31 │ │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x01197fd0 │ │ │ │ │ @@ -2553288,54 +2553060,54 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ sbcseq r0, r8, r0, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01197ff0 │ │ │ │ │ adcseq fp, pc, r8, ror sp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #32 │ │ │ │ │ + tsteq r9, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, rrx │ │ │ │ │ + tsteq r9, r8, asr r0 │ │ │ │ │ + tsteq r9, r0, lsr r0 │ │ │ │ │ + eoreq sl, r3, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq r9, r8, asr #32 │ │ │ │ │ - eoreq sl, r3, #80, 30 @ 0x140 │ │ │ │ │ + andle r6, sl, sl, lsr #30 │ │ │ │ │ tsteq r9, r0, asr #22 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0118acf8 │ │ │ │ │ tsteq r9, r0, asr r0 │ │ │ │ │ - andle r6, sl, sl, lsr #30 │ │ │ │ │ - tsteq r9, r8, asr r0 │ │ │ │ │ andle r0, r0, r2, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq sl, r3, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, rrx │ │ │ │ │ + tsteq r9, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #1 │ │ │ │ │ + tsteq r9, r8, lsl #1 │ │ │ │ │ + tsteq r9, r0, ror r0 │ │ │ │ │ + eoreq sl, r3, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq r9, r8, ror r0 │ │ │ │ │ - eoreq sl, r3, #152, 30 @ 0x260 │ │ │ │ │ - tsteq r9, r0, lsl #1 │ │ │ │ │ andle r7, sl, r5, lsr #1 │ │ │ │ │ - tsteq r9, r8, lsl #1 │ │ │ │ │ + tsteq r9, r0, lsl #1 │ │ │ │ │ andle r0, r0, r4, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq sl, r3, #200, 30 @ 0x320 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #1 │ │ │ │ │ @ instruction: 0x01198098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, lsr #11 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #3 │ │ │ │ │ + tsteq r9, r0, ror #2 │ │ │ │ │ + ldrheq r8, [r9, -r0] │ │ │ │ │ + eoreq fp, r3, #8 │ │ │ │ │ tsteq r9, r0, asr r1 │ │ │ │ │ - eoreq sl, r3, #224, 30 @ 0x380 │ │ │ │ │ + andle r7, sl, lr, lsl #4 │ │ │ │ │ tsteq r9, r0, asr #1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r1, r8, lsr #32 │ │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr pc │ │ │ │ │ tsteq r9, r8, lsl #2 │ │ │ │ │ @@ -2553367,19 +2553139,19 @@ │ │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ │ strheq r6, [r0], #112 @ 0x70 │ │ │ │ │ tsteq r9, r0, lsr r1 │ │ │ │ │ tsteq r9, r0, ror #1 │ │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ │ - andle r7, sl, lr, lsl #4 │ │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ │ @ instruction: 0xd00001b7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #8 │ │ │ │ │ + eoreq fp, r3, #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #3 │ │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r8, asr #10 │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ tsteq r9, r0, lsl #3 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r8, ror #2 │ │ │ │ │ @@ -2553393,109 +2553165,109 @@ │ │ │ │ │ tsteq r9, r8, lsl #3 │ │ │ │ │ sbceq fp, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011981b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ tsteq r9, r0, asr #3 │ │ │ │ │ - eoreq fp, r3, #56 @ 0x38 │ │ │ │ │ + eoreq fp, r3, #80 @ 0x50 │ │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ │ andle r7, sl, sl, asr #7 │ │ │ │ │ @ instruction: 0x011981d0 │ │ │ │ │ andle r0, r0, sp, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #80 @ 0x50 │ │ │ │ │ + eoreq fp, r3, #104 @ 0x68 │ │ │ │ │ tsteq r9, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011981f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #23 │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ │ - eoreq fp, r3, #128 @ 0x80 │ │ │ │ │ + eoreq fp, r3, #152 @ 0x98 │ │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ andle r7, sl, r0, ror #10 │ │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ │ andle r0, r0, sp, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #152 @ 0x98 │ │ │ │ │ + eoreq fp, r3, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ - eoreq fp, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq fp, r3, #224 @ 0xe0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r0, asr #3 │ │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ andle r7, sl, r2, asr #13 │ │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ │ andle r0, r0, r4, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq fp, r3, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #5 │ │ │ │ │ @ instruction: 0x01198290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq ip, [r7], r8 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ tsteq r9, r0, lsr #5 │ │ │ │ │ - eoreq fp, r3, #16, 2 │ │ │ │ │ + eoreq fp, r3, #40, 2 │ │ │ │ │ @ instruction: 0x011982b8 │ │ │ │ │ @ instruction: 0xd000c5b1 │ │ │ │ │ @ instruction: 0x011982b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #21 │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ andle r0, r0, r9, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #40, 2 │ │ │ │ │ + eoreq fp, r3, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011982d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011982f8 │ │ │ │ │ tsteq r9, r0, ror #5 │ │ │ │ │ - eoreq fp, r3, #88, 2 │ │ │ │ │ + eoreq fp, r3, #112, 2 │ │ │ │ │ tsteq r9, r8, ror #5 │ │ │ │ │ andle r7, sl, pc, lsr #16 │ │ │ │ │ @ instruction: 0x011982f0 │ │ │ │ │ @ instruction: 0xd00001bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #112, 2 │ │ │ │ │ + eoreq fp, r3, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ │ tsteq r9, r0, lsl r3 │ │ │ │ │ - eoreq fp, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq fp, r3, #184, 2 @ 0x2e │ │ │ │ │ tsteq r9, r8, lsr #6 │ │ │ │ │ andle r7, sl, sp, ror #19 │ │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r5, r6, r0, ip │ │ │ │ │ tsteq sp, r0, lsr #21 │ │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq fp, r3, #208, 2 @ 0x34 │ │ │ │ │ tsteq r9, r0, asr r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, pc, r0, ror #24 │ │ │ │ │ tsteq r9, r8, asr r3 │ │ │ │ │ @@ -2553503,109 +2553275,109 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #7 │ │ │ │ │ @ instruction: 0x01198390 │ │ │ │ │ - eoreq fp, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq fp, r3, #0, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr #7 │ │ │ │ │ tsteq r9, r8, lsl #7 │ │ │ │ │ tsteq r9, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01198398 │ │ │ │ │ ldrdle r7, [sl], -r9 │ │ │ │ │ tsteq r9, r0, lsr #7 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #0, 4 │ │ │ │ │ + eoreq fp, r3, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011983b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011983f8 │ │ │ │ │ tsteq r9, r0, asr #7 │ │ │ │ │ - eoreq fp, r3, #48, 4 │ │ │ │ │ + eoreq fp, r3, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x011983d8 │ │ │ │ │ strdle r8, [sl], -r1 │ │ │ │ │ @ instruction: 0x011983d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, lr, r8, lsl #24 │ │ │ │ │ @ instruction: 0x011d9ab8 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ andle r0, r0, r0, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq fp, r3, #96, 4 │ │ │ │ │ @ instruction: 0x011983f0 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #8 │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ - eoreq fp, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq fp, r3, #144, 4 │ │ │ │ │ tsteq r9, r8, lsl r4 │ │ │ │ │ mulle r5, r5, r5 │ │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ │ andle r0, r0, r4, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #144, 4 │ │ │ │ │ + eoreq fp, r3, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01198490 │ │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ │ - eoreq fp, r3, #192, 4 │ │ │ │ │ + eoreq fp, r3, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ andle r4, r7, r1, asr r7 │ │ │ │ │ tsteq r9, r0, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr ip │ │ │ │ │ @ instruction: 0x011d9ad0 │ │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ │ andle r0, r0, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq fp, r3, #240, 4 │ │ │ │ │ tsteq r9, r0, lsl #9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, ror r4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r0, r2, r0, r9 │ │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [r0, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01198498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #9 │ │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ │ - eoreq fp, r3, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq fp, r3, #32, 6 @ 0x80000000 │ │ │ │ │ @ instruction: 0x011984b0 │ │ │ │ │ ldrdle r5, [r7], -r4 │ │ │ │ │ @ instruction: 0x011984b8 │ │ │ │ │ andle r0, r0, r6, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq fp, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011984f8 │ │ │ │ │ @ instruction: 0x011984d8 │ │ │ │ │ - eoreq fp, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq fp, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq r9, r0, ror #9 │ │ │ │ │ andle r8, sl, r2, lsl #16 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ andle r0, r0, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq fp, r3, #128, 6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011986d8 │ │ │ │ │ tsteq r9, r0, lsl r5 │ │ │ │ │ @@ -2553643,30 +2553415,30 @@ │ │ │ │ │ @ instruction: 0x01198590 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01198598 │ │ │ │ │ sbceq r4, r0, r0, asr #3 │ │ │ │ │ tsteq r9, r0, lsl #11 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ - eoreq fp, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq fp, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ @ instruction: 0x011985b0 │ │ │ │ │ strdle r3, [r2], -pc @ │ │ │ │ │ @ instruction: 0x011986d0 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ tsteq r9, r0, asr #11 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq ip, r0, r8, lsl #19 │ │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ │ @ instruction: 0x011985d0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011985b8 │ │ │ │ │ tsteq r9, r8, ror #7 │ │ │ │ │ tsteq r9, r0, ror #11 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r7, r5, r8, ror #25 │ │ │ │ │ + ldrhteq r7, [r5], r8 │ │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x011985f0 │ │ │ │ │ cmpeq r0, r8, lsr #16 │ │ │ │ │ @@ -2553715,263 +2553487,263 @@ │ │ │ │ │ @ instruction: 0x011986b0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x01198698 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r0, asr #13 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ │ - strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r0, r2, r0, r9 │ │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ │ adcseq fp, pc, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq fp, r3, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ @ instruction: 0x011986f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r0, r8, lsl #5 │ │ │ │ │ tsteq sp, r8, ror #21 │ │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ │ - eoreq fp, r3, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq fp, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r9, r8, lsl r7 │ │ │ │ │ andle ip, r2, r1, ror #2 │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r0, lsr sl @ │ │ │ │ │ + adceq ip, pc, r8, ror #20 │ │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ │ tsteq r9, r0, lsr #14 │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq fp, r3, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ - eoreq fp, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq fp, r3, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r9, r8, asr #14 │ │ │ │ │ andle r8, r1, lr, asr r5 │ │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ │ andle r0, r0, r4, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq fp, r3, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ - eoreq fp, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq fp, r3, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq r9, r8, lsl #15 │ │ │ │ │ andle r1, r2, r3, lsr #23 │ │ │ │ │ tsteq r9, r0, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, sp, r8, lsl #5 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ @ instruction: 0x01198790 │ │ │ │ │ andle r0, r0, pc, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq fp, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r6, r8, asr pc │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011987b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011987d8 │ │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ │ - eoreq fp, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq fp, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r9, r8, asr #15 │ │ │ │ │ strdle fp, [r0], -r2 │ │ │ │ │ @ instruction: 0x011987d0 │ │ │ │ │ andle r0, r0, r5, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq fp, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ │ @ instruction: 0x011987f0 │ │ │ │ │ - eoreq fp, r3, #0, 10 │ │ │ │ │ + eoreq fp, r3, #24, 10 @ 0x6000000 │ │ │ │ │ @ instruction: 0x011987f8 │ │ │ │ │ andle r2, r2, ip, asr r5 │ │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq fp, r3, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsr pc │ │ │ │ │ tsteq r9, r0, lsr #16 │ │ │ │ │ tsteq r9, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r8 │ │ │ │ │ tsteq r9, r8, lsr r8 │ │ │ │ │ - eoreq fp, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq fp, r3, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq r9, r0, asr #16 │ │ │ │ │ andle lr, r3, r8, lsl sl │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ mulle r0, lr, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq fp, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01198898 │ │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ │ - eoreq fp, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq fp, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r7, [r0], #32 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ tsteq r9, r8, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ andle r0, r0, pc, lsl #24 │ │ │ │ │ @ instruction: 0x01198890 │ │ │ │ │ andle r0, r0, sp, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq fp, r3, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ │ @ instruction: 0x011988b0 │ │ │ │ │ - eoreq fp, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq fp, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ @ instruction: 0x011988b8 │ │ │ │ │ andle r0, r0, r5, lsl #25 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ andle r0, r0, r5, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq fp, r3, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011988d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011988f8 │ │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ │ - eoreq fp, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq fp, r3, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r9, r8, ror #17 │ │ │ │ │ andle pc, r3, pc, asr #11 │ │ │ │ │ @ instruction: 0x011988f0 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq fp, r3, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #19 │ │ │ │ │ - tsteq r9, r0, asr #18 │ │ │ │ │ - eoreq fp, r3, #104, 12 @ 0x6800000 │ │ │ │ │ - tsteq r9, r0, lsr r9 │ │ │ │ │ + tsteq r9, r0, asr r9 │ │ │ │ │ + tsteq r9, r0, lsl r9 │ │ │ │ │ + eoreq fp, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ │ + andle lr, fp, r2, lsr #14 │ │ │ │ │ + tsteq r9, r0, lsr r9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r0, ror #14 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ │ - andle lr, fp, r2, lsr #14 │ │ │ │ │ - tsteq r9, r0, asr r9 │ │ │ │ │ andle r0, r0, r1, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq fp, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #19 │ │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r2, r0, asr r8 │ │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2952 @ 0xb88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011989b0 │ │ │ │ │ + tsteq r9, r8, lsr #19 │ │ │ │ │ + @ instruction: 0x01198990 │ │ │ │ │ + eoreq fp, r3, #200, 12 @ 0xc800000 │ │ │ │ │ @ instruction: 0x01198998 │ │ │ │ │ - eoreq fp, r3, #176, 12 @ 0xb000000 │ │ │ │ │ - tsteq r9, r0, lsr #19 │ │ │ │ │ andle lr, fp, r2, asr #27 │ │ │ │ │ - tsteq r9, r8, lsr #19 │ │ │ │ │ + tsteq r9, r0, lsr #19 │ │ │ │ │ strhle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq fp, r3, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011989b8 │ │ │ │ │ + @ instruction: 0x011989b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011989f0 │ │ │ │ │ + tsteq r9, r8, ror #19 │ │ │ │ │ + tsteq r9, r0, asr #19 │ │ │ │ │ + eoreq fp, r3, #16, 14 @ 0x400000 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ - eoreq fp, r3, #248, 12 @ 0xf800000 │ │ │ │ │ - @ instruction: 0x011989d0 │ │ │ │ │ mulle r7, r5, ip │ │ │ │ │ - tsteq r9, r8, ror #19 │ │ │ │ │ + @ instruction: 0x011989d0 │ │ │ │ │ andle r0, r0, r6, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, ip, r0, lsr #17 │ │ │ │ │ + eoreq fp, r3, #40, 14 @ 0xa00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #16, 14 @ 0x400000 │ │ │ │ │ + adcseq sl, ip, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011989f8 │ │ │ │ │ + @ instruction: 0x011989f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #20 │ │ │ │ │ + tsteq r9, r8, lsl sl │ │ │ │ │ + tsteq r9, r0, lsl #20 │ │ │ │ │ + eoreq fp, r3, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ │ - eoreq fp, r3, #64, 14 @ 0x1000000 │ │ │ │ │ - tsteq r9, r0, lsl sl │ │ │ │ │ andle r0, r7, r4, lsr #26 │ │ │ │ │ - tsteq r9, r8, lsl sl │ │ │ │ │ + tsteq r9, r0, lsl sl │ │ │ │ │ andle r0, r0, r4, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq fp, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #20 │ │ │ │ │ + tsteq r9, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #20 │ │ │ │ │ + tsteq r9, r8, asr sl │ │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ │ + eoreq fp, r3, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ │ - eoreq fp, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + mulle r2, r3, r9 │ │ │ │ │ tsteq r9, r0, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ │ - mulle r2, r3, r9 │ │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ │ andle r0, r0, ip, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq fp, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #20 │ │ │ │ │ + tsteq r9, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01198a90 │ │ │ │ │ + tsteq r9, r8, lsl #21 │ │ │ │ │ + tsteq r9, r0, ror sl │ │ │ │ │ + eoreq fp, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ │ - eoreq fp, r3, #208, 14 @ 0x3400000 │ │ │ │ │ - tsteq r9, r0, lsl #21 │ │ │ │ │ andle pc, r0, r4, asr r2 @ │ │ │ │ │ - tsteq r9, r8, lsl #21 │ │ │ │ │ + tsteq r9, r0, lsl #21 │ │ │ │ │ andle r0, r0, r2, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq fp, r3, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01198a98 │ │ │ │ │ + @ instruction: 0x01198a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #25 │ │ │ │ │ + tsteq r9, r0, lsr #25 │ │ │ │ │ + tsteq r9, r0, lsr #21 │ │ │ │ │ + eoreq fp, r3, #48, 16 @ 0x300000 │ │ │ │ │ tsteq r9, r0, asr #24 │ │ │ │ │ - eoreq fp, r3, #24, 16 @ 0x180000 │ │ │ │ │ + andle ip, r6, r9, ror r8 │ │ │ │ │ @ instruction: 0x01198ab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9b90 │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ smlaltbeq r5, r0, r8, sl │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ @@ -2554067,17 +2553839,17 @@ │ │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ │ sbceq r8, r0, r0, lsr pc │ │ │ │ │ tsteq r9, r8, lsl ip │ │ │ │ │ tsteq r9, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9b90 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ - andle ip, r6, r9, ror r8 │ │ │ │ │ - tsteq r9, r0, lsr #25 │ │ │ │ │ andle r0, r0, lr, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #72, 16 @ 0x480000 │ │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ │ @@ -2554090,18 +2553862,18 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ │ sbceq r8, r2, r0, ror #14 │ │ │ │ │ @ instruction: 0x01198c98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r8, ror #17 │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #28 │ │ │ │ │ + tsteq r9, r8, lsr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #11 │ │ │ │ │ tsteq r9, r0, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsr #21 │ │ │ │ │ tsteq sp, r0, asr ip │ │ │ │ │ @ instruction: 0x01198ab8 │ │ │ │ │ @@ -2554188,136 +2553960,136 @@ │ │ │ │ │ sbceq r6, r1, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr lr │ │ │ │ │ + tsteq r9, r0, lsr lr │ │ │ │ │ + eoreq fp, r3, #120, 16 @ 0x780000 │ │ │ │ │ tsteq r9, r8, lsr lr │ │ │ │ │ - eoreq fp, r3, #96, 16 @ 0x600000 │ │ │ │ │ - tsteq r9, r0, asr #28 │ │ │ │ │ andle r0, r8, r7, lsl sp │ │ │ │ │ - tsteq r9, r8, asr #28 │ │ │ │ │ + tsteq r9, r0, asr #28 │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq fp, r3, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr lr │ │ │ │ │ + tsteq r9, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #29 │ │ │ │ │ + tsteq r9, r8, ror lr │ │ │ │ │ + tsteq r9, r0, ror #28 │ │ │ │ │ + eoreq fp, r3, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ │ - eoreq fp, r3, #168, 16 @ 0xa80000 │ │ │ │ │ - tsteq r9, r0, ror lr │ │ │ │ │ andle r2, r8, lr, ror #29 │ │ │ │ │ - tsteq r9, r8, ror lr │ │ │ │ │ + tsteq r9, r0, ror lr │ │ │ │ │ andle r1, r0, pc, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq fp, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01198eb0 │ │ │ │ │ + @ instruction: 0x01198ed0 │ │ │ │ │ @ instruction: 0x01198e90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ msreq CPSR_fsxc, r8 @ │ │ │ │ │ tsteq r9, r8, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01198ed8 │ │ │ │ │ + @ instruction: 0x01198eb8 │ │ │ │ │ + eoreq fp, r3, #8, 18 @ 0x20000 │ │ │ │ │ tsteq r9, r0, asr #29 │ │ │ │ │ - eoreq fp, r3, #240, 16 @ 0xf00000 │ │ │ │ │ - tsteq r9, r8, asr #29 │ │ │ │ │ strdle r7, [r8], -r8 │ │ │ │ │ - @ instruction: 0x01198ed0 │ │ │ │ │ + tsteq r9, r8, asr #29 │ │ │ │ │ andle r0, r0, r7, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq fp, r3, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #29 │ │ │ │ │ + @ instruction: 0x01198ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr pc │ │ │ │ │ + tsteq r9, r0, lsr #30 │ │ │ │ │ + tsteq r9, r8, ror #29 │ │ │ │ │ + eoreq fp, r3, #80, 18 @ 0x140000 │ │ │ │ │ @ instruction: 0x01198ef0 │ │ │ │ │ - eoreq fp, r3, #56, 18 @ 0xe0000 │ │ │ │ │ - tsteq r9, r8, lsl pc │ │ │ │ │ andle r4, r8, lr, lsr r0 │ │ │ │ │ + tsteq r9, r8, lsl pc │ │ │ │ │ + andle r0, r0, r3, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01198ef8 │ │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - tsteq r9, r0, lsr #30 │ │ │ │ │ - andle r0, r0, r3, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq fp, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r8, [r0], #72 @ 0x48 │ │ │ │ │ tsteq r9, r8, lsr pc │ │ │ │ │ tsteq r9, r8, lsr #30 │ │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ strdeq r7, [pc, -r8] │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #30 │ │ │ │ │ + tsteq r9, r8, lsr #31 │ │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9cb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01198fb0 │ │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ │ + eoreq fp, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ │ - eoreq fp, r3, #128, 18 @ 0x200000 │ │ │ │ │ + andle r7, r8, ip, asr ip │ │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r5, r0, lsl #29 │ │ │ │ │ tsteq sp, r8, asr #25 │ │ │ │ │ @ instruction: 0x01198f90 │ │ │ │ │ - andle r7, r8, ip, asr ip │ │ │ │ │ - tsteq r9, r8, lsr #31 │ │ │ │ │ andle r0, r0, r2, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq r9, r0, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r0, r3, pc @ │ │ │ │ │ tsteq sp, r0, ror #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01198fb8 │ │ │ │ │ + @ instruction: 0x01198fb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x01198fd8 │ │ │ │ │ + tsteq r9, r0, asr #31 │ │ │ │ │ + eoreq fp, r3, #224, 18 @ 0x380000 │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ - eoreq fp, r3, #200, 18 @ 0x320000 │ │ │ │ │ - @ instruction: 0x01198fd0 │ │ │ │ │ andle r3, pc, r1, lsr r6 @ │ │ │ │ │ - @ instruction: 0x01198fd8 │ │ │ │ │ + @ instruction: 0x01198fd0 │ │ │ │ │ ldrdle r2, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq fp, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #31 │ │ │ │ │ + tsteq r9, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror r0 │ │ │ │ │ + tsteq r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x01198ff0 │ │ │ │ │ + eoreq fp, r3, #40, 20 @ 0x28000 │ │ │ │ │ @ instruction: 0x01198ff8 │ │ │ │ │ - eoreq fp, r3, #16, 20 @ 0x10000 │ │ │ │ │ - tsteq r9, r8 │ │ │ │ │ @ instruction: 0xd00877bd │ │ │ │ │ - sbcseq r8, r4, r0, lsl #23 │ │ │ │ │ - tsteq r9, r0 │ │ │ │ │ - tsteq r9, r0, ror r0 │ │ │ │ │ + tsteq r9, r8 │ │ │ │ │ andle r0, r0, lr, lsl r3 │ │ │ │ │ + sbcseq r8, r5, r0, lsl #23 │ │ │ │ │ + tsteq r9, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #64, 20 @ 0x40000 │ │ │ │ │ tsteq r9, r8, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr #16 │ │ │ │ │ @ instruction: 0x011d9cf8 │ │ │ │ │ tsteq r9, r0, rrx │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, asr r0 │ │ │ │ │ @@ -2554334,92 +2554106,92 @@ │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq ip, pc, r8, lsr #21 │ │ │ │ │ tsteq r9, r8, rrx │ │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r7, [r1, #-80] @ 0xffffffb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #1 │ │ │ │ │ + tsteq r9, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ │ + tsteq r9, r0, lsr #1 │ │ │ │ │ + tsteq r9, r8, lsl #1 │ │ │ │ │ + eoreq fp, r3, #112, 20 @ 0x70000 │ │ │ │ │ @ instruction: 0x01199090 │ │ │ │ │ - eoreq fp, r3, #88, 20 @ 0x58000 │ │ │ │ │ - @ instruction: 0x01199098 │ │ │ │ │ andle r5, pc, r0, asr #19 │ │ │ │ │ - tsteq r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x01199098 │ │ │ │ │ andle r0, r0, r5, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq fp, r3, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r9, [r9, -r0] │ │ │ │ │ + tsteq r9, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #2 │ │ │ │ │ + tsteq r9, r0, lsl #2 │ │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ │ + eoreq fp, r3, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq r9, r0, asr #1 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ ldrsbeq r9, [r9, -r0] │ │ │ │ │ - eoreq fp, r3, #160, 20 @ 0xa0000 │ │ │ │ │ - ldrsbeq r9, [r9, -r8] │ │ │ │ │ andle r0, r5, r2, lsl r1 │ │ │ │ │ - tsteq r9, r0, lsl #2 │ │ │ │ │ + ldrsbeq r9, [r9, -r8] │ │ │ │ │ andle r1, r0, fp, lsr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq r9, r8, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ ldrsheq r9, [r9, -r8] │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #2 │ │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr r1 │ │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r9, pc, r0, r4 @ │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r1 │ │ │ │ │ + tsteq r9, r8, lsr #2 │ │ │ │ │ + eoreq fp, r3, #0, 22 │ │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ │ - eoreq fp, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + andle r8, r8, lr, asr r5 │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r1, r8, lsr #13 │ │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ │ - andle r8, r8, lr, asr r5 │ │ │ │ │ - tsteq r9, r0, asr r1 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #0, 22 │ │ │ │ │ + eoreq fp, r3, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ │ + tsteq r9, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #3 │ │ │ │ │ + tsteq r9, r0, lsl #3 │ │ │ │ │ + tsteq r9, r8, ror #2 │ │ │ │ │ + eoreq fp, r3, #72, 22 @ 0x12000 │ │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ │ - eoreq fp, r3, #48, 22 @ 0xc000 │ │ │ │ │ - tsteq r9, r8, ror r1 │ │ │ │ │ strdle r3, [r6], -fp │ │ │ │ │ - tsteq r9, r0, lsl #3 │ │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ │ mulle r0, r4, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq fp, r3, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199190 │ │ │ │ │ + tsteq r9, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ │ + tsteq r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x01199198 │ │ │ │ │ + eoreq fp, r3, #144, 22 @ 0x24000 │ │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ │ - eoreq fp, r3, #120, 22 @ 0x1e000 │ │ │ │ │ - tsteq r9, r0, asr #4 │ │ │ │ │ andle r4, r6, r0, lsr #1 │ │ │ │ │ + tsteq r9, r0, asr #4 │ │ │ │ │ + andle r0, r0, r6, lsl r2 │ │ │ │ │ @ instruction: 0x011991b0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r4, lr, r0, asr #22 │ │ │ │ │ @ instruction: 0x0119c2f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011991f8 │ │ │ │ │ @@ -2554450,20 +2554222,20 @@ │ │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, lsr r2 │ │ │ │ │ strheq r8, [r0], #72 @ 0x48 │ │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ │ @ instruction: 0x011991d0 │ │ │ │ │ - tsteq r9, r8, asr #4 │ │ │ │ │ - andle r0, r0, r6, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq fp, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199298 │ │ │ │ │ + tsteq r9, r0, asr r3 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq r2, [r1], r0 │ │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ │ @@ -2554472,22 +2554244,22 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01199290 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ adcseq r9, fp, r8, lsr #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r3 │ │ │ │ │ + tsteq r9, r0, lsr #5 │ │ │ │ │ + eoreq fp, r3, #216, 22 @ 0x36000 │ │ │ │ │ tsteq r9, r8, lsr #5 │ │ │ │ │ - eoreq fp, r3, #192, 22 @ 0x30000 │ │ │ │ │ - @ instruction: 0x011992b0 │ │ │ │ │ mulle pc, ip, r4 @ │ │ │ │ │ - tsteq r9, r0, asr r3 │ │ │ │ │ + @ instruction: 0x011992b0 │ │ │ │ │ andle r0, r0, pc, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrdeq ip, [pc], r8 @ │ │ │ │ │ tsteq ip, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ @@ -2554518,20 +2554290,20 @@ │ │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ │ tsteq r9, r0, asr #6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ │ strdeq r7, [r0], #48 @ 0x30 │ │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ │ tsteq r9, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #6 │ │ │ │ │ + tsteq r9, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr #7 │ │ │ │ │ tsteq r9, r8, lsr #7 │ │ │ │ │ + eoreq fp, r3, #32, 24 @ 0x2000 │ │ │ │ │ tsteq r9, r0, ror r3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r0, r1, r8, lsl #31 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ @@ -2554540,206 +2554312,206 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r8, ror r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r0, lsr #7 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, lsl #7 │ │ │ │ │ adcseq ip, pc, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011993d0 │ │ │ │ │ - @ instruction: 0x011993b8 │ │ │ │ │ - eoreq fp, r3, #8, 24 @ 0x800 │ │ │ │ │ - tsteq r9, r0, asr #7 │ │ │ │ │ + @ instruction: 0x011993b0 │ │ │ │ │ strdle r7, [r8], -r3 │ │ │ │ │ - tsteq r9, r8, asr #7 │ │ │ │ │ + @ instruction: 0x011993b8 │ │ │ │ │ andle r0, r0, r4, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq fp, r3, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011993d8 │ │ │ │ │ + tsteq r9, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r4 │ │ │ │ │ - tsteq r9, r8, ror #7 │ │ │ │ │ - eoreq fp, r3, #80, 24 @ 0x5000 │ │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011993d8 │ │ │ │ │ + eoreq fp, r3, #104, 24 @ 0x6800 │ │ │ │ │ + tsteq r9, r0, ror #7 │ │ │ │ │ strdle r3, [pc], -ip │ │ │ │ │ + tsteq r9, r8, ror #7 │ │ │ │ │ + andle r0, r0, r9, lsr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #128, 24 @ 0x8000 │ │ │ │ │ @ instruction: 0x011993f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r9, [r8], r8 │ │ │ │ │ tsteq sp, r8, asr sp │ │ │ │ │ - tsteq r9, r8, lsl #8 │ │ │ │ │ - andle r0, r0, r9, lsr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r4 │ │ │ │ │ + tsteq r9, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #8 │ │ │ │ │ - tsteq r9, r8, lsr #8 │ │ │ │ │ - eoreq fp, r3, #152, 24 @ 0x9800 │ │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ │ + tsteq r9, r8, lsl r4 │ │ │ │ │ + eoreq fp, r3, #176, 24 @ 0xb000 │ │ │ │ │ + tsteq r9, r0, lsr #8 │ │ │ │ │ andle fp, r0, ip, lsl r6 │ │ │ │ │ - tsteq r9, r0, ror #8 │ │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ │ andle r0, r0, sl, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #200, 24 @ 0xc800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, lsr sl │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ tsteq r9, r8, lsr r4 │ │ │ │ │ tsteq r9, r0, asr r4 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #176, 24 @ 0xb000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #9 │ │ │ │ │ - tsteq r9, r0, lsl #9 │ │ │ │ │ - eoreq fp, r3, #224, 24 @ 0xe000 │ │ │ │ │ tsteq r9, r0, asr #9 │ │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ │ + eoreq fp, r3, #248, 24 @ 0xf800 │ │ │ │ │ + tsteq r9, r8, ror r4 │ │ │ │ │ andsle r1, r0, sl, asr #4 │ │ │ │ │ + tsteq r9, r0, lsl #9 │ │ │ │ │ + andle r1, r0, r0, lsr #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #16, 26 @ 0x400 │ │ │ │ │ @ instruction: 0x01199490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, ror #26 │ │ │ │ │ tsteq sp, r0, lsr #27 │ │ │ │ │ @ instruction: 0x01198e98 │ │ │ │ │ ldrsheq fp, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011994b0 │ │ │ │ │ tsteq sp, r0, lsr #27 │ │ │ │ │ @ instruction: 0x011994b8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ - andle r1, r0, r0, lsr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #248, 24 @ 0xf800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r9, r0, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9db8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011994f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #10 │ │ │ │ │ + eoreq fp, r3, #64, 26 @ 0x1000 │ │ │ │ │ + tsteq r9, r8, lsl #10 │ │ │ │ │ + strdle r3, [pc], -sl │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsr r6 │ │ │ │ │ @ instruction: 0x011d9dd0 │ │ │ │ │ tsteq r9, r0, lsl r5 │ │ │ │ │ - eoreq fp, r3, #40, 26 @ 0xa00 │ │ │ │ │ - tsteq r9, r8, lsr #10 │ │ │ │ │ - strdle r3, [pc], -sl │ │ │ │ │ + mulle r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #88, 26 @ 0x1600 │ │ │ │ │ tsteq r9, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r4, sl, r8, r5 │ │ │ │ │ tsteq sp, r8, ror #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ │ - mulle r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #10 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, pc, r8, asr #7 │ │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ │ tsteq r9, r8, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq fp, r0, r0, r9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #64, 26 @ 0x1000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199590 │ │ │ │ │ - tsteq r9, r8, ror r5 │ │ │ │ │ - eoreq fp, r3, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r9, r0, lsl #11 │ │ │ │ │ + tsteq r9, r8, ror #10 │ │ │ │ │ + eoreq fp, r3, #136, 26 @ 0x2200 │ │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ │ strdle fp, [r0], -r3 │ │ │ │ │ - tsteq r9, r8, lsl #11 │ │ │ │ │ + tsteq r9, r8, ror r5 │ │ │ │ │ andle r0, r0, pc, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq fp, r3, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199598 │ │ │ │ │ + tsteq r9, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011995d8 │ │ │ │ │ + @ instruction: 0x01199598 │ │ │ │ │ + eoreq fp, r3, #208, 26 @ 0x3400 │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ + andle r2, r4, pc, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011995f8 │ │ │ │ │ - @ instruction: 0x011995d8 │ │ │ │ │ - eoreq fp, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + @ instruction: 0x011995b0 │ │ │ │ │ + mulle r0, sp, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r9, r0, asr #11 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x011995d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r0, asr #7 │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #11 │ │ │ │ │ - andle r2, r4, pc, lsl #22 │ │ │ │ │ - @ instruction: 0x011995f0 │ │ │ │ │ - mulle r0, sp, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #208, 26 @ 0x3400 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011995f8 │ │ │ │ │ + eoreq fp, r3, #24, 28 @ 0x180 │ │ │ │ │ tsteq r9, r0, lsl #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #12 │ │ │ │ │ - tsteq r9, r0, lsl r6 │ │ │ │ │ - eoreq fp, r3, #0, 28 │ │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ │ andle r2, r4, sp, lsr #23 │ │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ │ + tsteq r9, r8, lsl #12 │ │ │ │ │ andle r0, r0, lr, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq fp, r3, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r6 │ │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #12 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ - eoreq fp, r3, #72, 28 @ 0x480 │ │ │ │ │ + tsteq r9, r8, lsr #12 │ │ │ │ │ + eoreq fp, r3, #96, 28 @ 0x600 │ │ │ │ │ + tsteq r9, r0, lsr r6 │ │ │ │ │ + andle r2, r4, r0, lsr ip │ │ │ │ │ + tsteq r9, r8, lsr r6 │ │ │ │ │ + strhle r0, [r0], -r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #120, 28 @ 0x780 │ │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ - tsteq r9, r8, asr r6 │ │ │ │ │ - andle r2, r4, r0, lsr ip │ │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ │ - strhle r0, [r0], -r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r6 │ │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199698 │ │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ │ - eoreq fp, r3, #144, 28 @ 0x900 │ │ │ │ │ - tsteq r9, r8, lsl #13 │ │ │ │ │ + tsteq r9, r8, ror #12 │ │ │ │ │ + eoreq fp, r3, #168, 28 @ 0xa80 │ │ │ │ │ + tsteq r9, r0, ror r6 │ │ │ │ │ andle r2, r4, r9, ror #25 │ │ │ │ │ - @ instruction: 0x01199690 │ │ │ │ │ + tsteq r9, r8, ror r6 │ │ │ │ │ andle r0, r0, r7, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq fp, r3, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #13 │ │ │ │ │ + tsteq r9, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011997b0 │ │ │ │ │ + tsteq r9, r0, asr #14 │ │ │ │ │ + @ instruction: 0x01199698 │ │ │ │ │ + eoreq fp, r3, #240, 28 @ 0xf00 │ │ │ │ │ + tsteq r9, r0, lsr #13 │ │ │ │ │ + andle r2, r4, r5, lsl lr │ │ │ │ │ + tsteq r9, r8, asr #14 │ │ │ │ │ + andle r0, r0, sp, lsr r1 │ │ │ │ │ @ instruction: 0x011996b0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r7, pc, r8, ror #10 │ │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ @ instruction: 0x011996f8 │ │ │ │ │ @@ -2554770,20 +2554542,20 @@ │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ tsteq r9, r0, lsr r7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ │ sbceq r9, r0, r0, lsr sl │ │ │ │ │ tsteq r9, r0, lsr #14 │ │ │ │ │ @ instruction: 0x011996d0 │ │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ │ - eoreq fp, r3, #216, 28 @ 0xd80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ │ - andle r2, r4, r5, lsl lr │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r3, #8, 30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ │ - andle r0, r0, sp, lsr r1 │ │ │ │ │ tsteq r9, r0, ror #14 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq r3, [r1], r0 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ @@ -2554796,312 +2554568,312 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ │ adcseq sl, pc, r8, asr #7 │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r2, r0, lsr sp │ │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror #15 │ │ │ │ │ tsteq r9, r8, asr #15 │ │ │ │ │ + eoreq fp, r3, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011997f0 │ │ │ │ │ - @ instruction: 0x011997d8 │ │ │ │ │ - eoreq fp, r3, #32, 30 @ 0x80 │ │ │ │ │ - tsteq r9, r0, ror #15 │ │ │ │ │ + @ instruction: 0x011997d0 │ │ │ │ │ andle r2, r4, r3, asr pc │ │ │ │ │ - tsteq r9, r8, ror #15 │ │ │ │ │ + @ instruction: 0x011997d8 │ │ │ │ │ andle r0, r0, r9, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq fp, r3, #80, 30 @ 0x140 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #16 │ │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ │ + eoreq fp, r3, #128, 30 @ 0x200 │ │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r8 │ │ │ │ │ - tsteq r9, r8, lsl r8 │ │ │ │ │ - eoreq fp, r3, #104, 30 @ 0x1a0 │ │ │ │ │ - tsteq r9, r0, lsr #16 │ │ │ │ │ + tsteq r9, r0, lsl r8 │ │ │ │ │ @ instruction: 0xd0042fb1 │ │ │ │ │ - tsteq r9, r8, lsr #16 │ │ │ │ │ + tsteq r9, r8, lsl r8 │ │ │ │ │ andle r0, r0, lr, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq fp, r3, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr r8 │ │ │ │ │ + tsteq r9, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #16 │ │ │ │ │ - tsteq r9, r8, asr #16 │ │ │ │ │ - eoreq fp, r3, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq r9, r0, asr r8 │ │ │ │ │ + tsteq r9, r8, lsr r8 │ │ │ │ │ + eoreq fp, r3, #200, 30 @ 0x320 │ │ │ │ │ + tsteq r9, r0, asr #16 │ │ │ │ │ andle r3, r4, r0, lsr #32 │ │ │ │ │ - tsteq r9, r8, asr r8 │ │ │ │ │ + tsteq r9, r8, asr #16 │ │ │ │ │ andle r0, r0, lr, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq fp, r3, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #16 │ │ │ │ │ + tsteq r9, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #17 │ │ │ │ │ + @ instruction: 0x01199890 │ │ │ │ │ + tsteq r9, r8, ror #16 │ │ │ │ │ + eoreq ip, r3, #32 │ │ │ │ │ + tsteq r9, r0, ror r8 │ │ │ │ │ + mulle r4, r3, r0 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ - eoreq ip, r3, #8 │ │ │ │ │ + andle r0, r0, lr, ror r3 │ │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ - @ instruction: 0x01199890 │ │ │ │ │ - mulle r4, r3, r0 │ │ │ │ │ - @ instruction: 0x01199898 │ │ │ │ │ - andle r0, r0, lr, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #32 │ │ │ │ │ + eoreq ip, r3, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #17 │ │ │ │ │ + @ instruction: 0x01199898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011998d0 │ │ │ │ │ - @ instruction: 0x011998b8 │ │ │ │ │ - eoreq ip, r3, #80 @ 0x50 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ + tsteq r9, r8, lsr #17 │ │ │ │ │ + eoreq ip, r3, #104 @ 0x68 │ │ │ │ │ + @ instruction: 0x011998b0 │ │ │ │ │ andle r3, r4, lr, lsr #8 │ │ │ │ │ - tsteq r9, r8, asr #17 │ │ │ │ │ + @ instruction: 0x011998b8 │ │ │ │ │ andle r0, r0, ip, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #104 @ 0x68 │ │ │ │ │ + eoreq ip, r3, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011998d8 │ │ │ │ │ + tsteq r9, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #18 │ │ │ │ │ + tsteq r9, r0, lsl #18 │ │ │ │ │ + @ instruction: 0x011998d8 │ │ │ │ │ + eoreq ip, r3, #176 @ 0xb0 │ │ │ │ │ + tsteq r9, r0, ror #17 │ │ │ │ │ + andle r3, r4, pc, lsl #9 │ │ │ │ │ @ instruction: 0x011998f8 │ │ │ │ │ - eoreq ip, r3, #152 @ 0x98 │ │ │ │ │ + andle r0, r0, sl, ror r1 │ │ │ │ │ @ instruction: 0x011998f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ tsteq sp, r8, lsr #29 │ │ │ │ │ - tsteq r9, r0, lsl #18 │ │ │ │ │ - andle r3, r4, pc, lsl #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #200 @ 0xc8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ │ - andle r0, r0, sl, ror r1 │ │ │ │ │ tsteq r9, r0, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, lsl #24 │ │ │ │ │ + adcseq lr, r5, r0, lsr ip │ │ │ │ │ tsteq sp, r0, asr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, asr #18 │ │ │ │ │ tsteq r9, r0, lsr r9 │ │ │ │ │ + eoreq ip, r3, #248 @ 0xf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r9 │ │ │ │ │ - tsteq r9, r0, asr #18 │ │ │ │ │ - eoreq ip, r3, #224 @ 0xe0 │ │ │ │ │ - tsteq r9, r8, asr #18 │ │ │ │ │ + tsteq r9, r8, lsr r9 │ │ │ │ │ andsle r2, r0, fp, asr fp │ │ │ │ │ - tsteq r9, r0, asr r9 │ │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ │ andle r0, r0, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq ip, r3, #16, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #19 │ │ │ │ │ @ instruction: 0x01199990 │ │ │ │ │ + eoreq ip, r3, #64, 2 │ │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ │ cmpeq r0, r0, ror #24 │ │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ │ smlalbbeq lr, r0, r8, ip │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ tsteq r9, r8, lsl #19 │ │ │ │ │ smlabbeq pc, r0, pc, r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011999b8 │ │ │ │ │ - tsteq r9, r0, lsr #19 │ │ │ │ │ - eoreq ip, r3, #40, 2 │ │ │ │ │ - tsteq r9, r8, lsr #19 │ │ │ │ │ + @ instruction: 0x01199998 │ │ │ │ │ ldrdle r0, [r8], -r8 │ │ │ │ │ - @ instruction: 0x011999b0 │ │ │ │ │ + tsteq r9, r0, lsr #19 │ │ │ │ │ andle r0, r0, sl, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #64, 2 │ │ │ │ │ + eoreq ip, r3, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #19 │ │ │ │ │ + @ instruction: 0x011999b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #19 │ │ │ │ │ - @ instruction: 0x011999d0 │ │ │ │ │ - eoreq ip, r3, #112, 2 │ │ │ │ │ @ instruction: 0x011999d8 │ │ │ │ │ + tsteq r9, r0, asr #19 │ │ │ │ │ + eoreq ip, r3, #136, 2 @ 0x22 │ │ │ │ │ + tsteq r9, r8, asr #19 │ │ │ │ │ andle r6, r6, r0, lsr #12 │ │ │ │ │ - tsteq r9, r0, ror #19 │ │ │ │ │ + @ instruction: 0x011999d0 │ │ │ │ │ mulle r0, r5, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq ip, r3, #160, 2 @ 0x28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ │ + eoreq ip, r3, #208, 2 @ 0x34 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r0, asr #23 │ │ │ │ │ tsteq r9, r0, lsl #20 │ │ │ │ │ @ instruction: 0x011999f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr sl │ │ │ │ │ + tsteq r9, r0, lsl sl │ │ │ │ │ + @ instruction: 0xd00ed9b2 │ │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ │ - eoreq ip, r3, #184, 2 @ 0x2e │ │ │ │ │ + andle r0, r0, sp, asr r2 │ │ │ │ │ tsteq r9, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9ed8 │ │ │ │ │ - tsteq r9, r0, lsr sl │ │ │ │ │ - @ instruction: 0xd00ed9b2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #232, 2 @ 0x3a │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ │ - andle r0, r0, sp, asr r2 │ │ │ │ │ tsteq r9, r0, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #25 │ │ │ │ │ @ instruction: 0x011d9ef0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #21 │ │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ │ + eoreq ip, r3, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq r9, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq fp, [fp], r0 │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199a90 │ │ │ │ │ - tsteq r9, r8, ror sl │ │ │ │ │ - eoreq ip, r3, #0, 4 │ │ │ │ │ - tsteq r9, r0, lsl #21 │ │ │ │ │ + tsteq r9, r0, ror sl │ │ │ │ │ andle pc, r2, r4, lsl #22 │ │ │ │ │ - tsteq r9, r8, lsl #21 │ │ │ │ │ + tsteq r9, r8, ror sl │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq ip, r3, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199a98 │ │ │ │ │ + tsteq r9, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #21 │ │ │ │ │ - tsteq r9, r8, lsr #21 │ │ │ │ │ - eoreq ip, r3, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x01199ab0 │ │ │ │ │ + @ instruction: 0x01199a98 │ │ │ │ │ + eoreq ip, r3, #96, 4 │ │ │ │ │ + tsteq r9, r0, lsr #21 │ │ │ │ │ ldrdle r0, [r3], -sl │ │ │ │ │ - @ instruction: 0x01199ab8 │ │ │ │ │ + tsteq r9, r8, lsr #21 │ │ │ │ │ strhle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #96, 4 │ │ │ │ │ + eoreq ip, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01199ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr #22 │ │ │ │ │ @ instruction: 0x01199ad8 │ │ │ │ │ + eoreq ip, r3, #168, 4 @ 0x8000000a │ │ │ │ │ @ instruction: 0x01199ad0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr fp │ │ │ │ │ + tsteq r9, r8, lsl #22 │ │ │ │ │ + mulle r3, r9, ip │ │ │ │ │ @ instruction: 0x01199af8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01199af0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r3, r0, lsl #31 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ tsteq r9, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq fp, r0, r0, sl │ │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ │ - eoreq ip, r3, #144, 4 │ │ │ │ │ + andle r0, r0, ip, lsr r1 │ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ @ instruction: 0x01199498 │ │ │ │ │ hvceq 3088 @ 0xc10 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ - tsteq r9, r0, asr #22 │ │ │ │ │ - mulle r3, r9, ip │ │ │ │ │ - tsteq r9, r8, asr #22 │ │ │ │ │ - andle r0, r0, ip, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq ip, r3, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr fp │ │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #23 │ │ │ │ │ - tsteq r9, r0, ror fp │ │ │ │ │ - eoreq ip, r3, #216, 4 @ 0x8000000d │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ │ + tsteq r9, r8, asr fp │ │ │ │ │ + eoreq ip, r3, #240, 4 │ │ │ │ │ + tsteq r9, r0, ror #22 │ │ │ │ │ mulle r2, sp, r1 │ │ │ │ │ - tsteq r9, r0, lsl #23 │ │ │ │ │ + tsteq r9, r0, ror fp │ │ │ │ │ andle r0, r0, r9, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #240, 4 │ │ │ │ │ + sbcseq ip, r4, r8, ror #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199b90 │ │ │ │ │ + tsteq r9, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr #23 │ │ │ │ │ + @ instruction: 0x01199b90 │ │ │ │ │ + eoreq ip, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ @ instruction: 0x01199b98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #23 │ │ │ │ │ + andle r1, r3, r7, lsl #13 │ │ │ │ │ + @ instruction: 0x01199bb0 │ │ │ │ │ + andle r0, r0, r3, ror #1 │ │ │ │ │ tsteq r9, r8, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ │ - tsteq r9, r0, asr #23 │ │ │ │ │ - eoreq ip, r3, #32, 6 @ 0x80000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r6, r3, r8, fp │ │ │ │ │ - @ instruction: 0x01199bd0 │ │ │ │ │ - andle r1, r3, r7, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #23 │ │ │ │ │ - @ instruction: 0x01199bd8 │ │ │ │ │ - andle r0, r0, r3, ror #1 │ │ │ │ │ + eoreq ip, r3, #80, 6 @ 0x40000001 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #23 │ │ │ │ │ + tsteq r9, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl ip │ │ │ │ │ - @ instruction: 0x01199bf8 │ │ │ │ │ - eoreq ip, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ - tsteq r9, r0, lsl #24 │ │ │ │ │ + @ instruction: 0x01199bf0 │ │ │ │ │ + @ instruction: 0x01199bd8 │ │ │ │ │ + eoreq ip, r3, #128, 6 │ │ │ │ │ + tsteq r9, r0, ror #23 │ │ │ │ │ @ instruction: 0xd00307be │ │ │ │ │ - tsteq r9, r8, lsl #24 │ │ │ │ │ + tsteq r9, r8, ror #23 │ │ │ │ │ andle r0, r0, fp, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #128, 6 │ │ │ │ │ + eoreq ip, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01199bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror #25 │ │ │ │ │ + tsteq r9, r8, lsl #24 │ │ │ │ │ + eoreq ip, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + tsteq r9, r0, lsl ip │ │ │ │ │ + andle r1, r3, fp, ror #9 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ + andle r0, r0, r9, lsl #1 │ │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ │ ldrheq r1, [r6, #-152] @ 0xffffff68 │ │ │ │ │ tsteq r9, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r8, [r6], r0 │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #21 │ │ │ │ │ tsteq r9, r0, lsr #25 │ │ │ │ │ @@ -2555132,16 +2554904,16 @@ │ │ │ │ │ @ instruction: 0x01199cb8 │ │ │ │ │ @ instruction: 0x01199cd8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ sbceq r7, r0, r0, asr #23 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ │ - eoreq ip, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ @ instruction: 0x01199cf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #31 │ │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbteq r1, [r1], r8 │ │ │ │ │ @@ -2555154,46 +2554926,46 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, lsr sp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr #26 │ │ │ │ │ sbceq r3, r3, r0, lsl #31 │ │ │ │ │ - tsteq r9, r8, asr #26 │ │ │ │ │ - andle r1, r3, fp, ror #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror sp │ │ │ │ │ tsteq r9, r0, ror #26 │ │ │ │ │ - andle r0, r0, r9, lsl #1 │ │ │ │ │ + eoreq ip, r3, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, lsl ip │ │ │ │ │ @ instruction: 0x011d9f98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #200, 6 @ 0x20000003 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199d98 │ │ │ │ │ - tsteq r9, r0, lsl #27 │ │ │ │ │ - eoreq ip, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ - tsteq r9, r8, lsl #27 │ │ │ │ │ + tsteq r9, r8, ror #26 │ │ │ │ │ andle r1, r3, r9, ror r5 │ │ │ │ │ - @ instruction: 0x01199d90 │ │ │ │ │ + tsteq r9, r0, ror sp │ │ │ │ │ andle r0, r0, r9, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq ip, r3, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #27 │ │ │ │ │ + @ instruction: 0x01199d90 │ │ │ │ │ + eoreq ip, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + @ instruction: 0x01199d98 │ │ │ │ │ + mulle r2, fp, r4 │ │ │ │ │ tsteq r9, r0, lsr #27 │ │ │ │ │ + mulle r0, r2, r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl lr │ │ │ │ │ @ instruction: 0x01199db0 │ │ │ │ │ - eoreq ip, r3, #64, 8 @ 0x40000000 │ │ │ │ │ - @ instruction: 0x01199db8 │ │ │ │ │ - mulle r2, fp, r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr lr │ │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ │ - mulle r0, r2, r1 │ │ │ │ │ + eoreq ip, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq r9, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9fb0 │ │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ │ cmpeq r6, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01199df0 │ │ │ │ │ @@ -2555206,38 +2554978,38 @@ │ │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01517698 │ │ │ │ │ tsteq r9, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d9fb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #88, 8 @ 0x58000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl lr │ │ │ │ │ + strdle r0, [r3], -lr │ │ │ │ │ tsteq r9, r0, lsr lr │ │ │ │ │ + ldrdle r0, [r0], -fp │ │ │ │ │ tsteq r9, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #28 │ │ │ │ │ tsteq r9, r0, asr lr │ │ │ │ │ - eoreq ip, r3, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r2, [r2], r0 │ │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ │ - strdle r0, [r3], -lr │ │ │ │ │ - tsteq r9, r0, ror #28 │ │ │ │ │ - ldrdle r0, [r0], -fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01199ed8 │ │ │ │ │ + tsteq r9, r8, ror #28 │ │ │ │ │ + eoreq ip, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ │ + andle r0, r3, ip, asr #1 │ │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ │ @ instruction: 0x012fd828 │ │ │ │ │ tsteq r9, r0, lsl #29 │ │ │ │ │ @ instruction: 0x012fd800 │ │ │ │ │ tsteq r9, r8, lsl #29 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ @ instruction: 0x01199e98 │ │ │ │ │ @@ -2555252,93 +2555024,93 @@ │ │ │ │ │ sbceq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01199eb8 │ │ │ │ │ tsteq r9, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199ef0 │ │ │ │ │ - @ instruction: 0x01199ed8 │ │ │ │ │ - eoreq ip, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ - tsteq r9, r0, ror #29 │ │ │ │ │ - andle r0, r3, ip, asr #1 │ │ │ │ │ - tsteq r9, r8, ror #29 │ │ │ │ │ + @ instruction: 0x01199ed0 │ │ │ │ │ andle r0, r0, r4, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq ip, r3, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01199ef8 │ │ │ │ │ + tsteq r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #30 │ │ │ │ │ tsteq r9, r8, lsl pc │ │ │ │ │ - eoreq ip, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + @ instruction: 0x01199ef0 │ │ │ │ │ + eoreq ip, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + @ instruction: 0x01199ef8 │ │ │ │ │ + mulle r3, r5, r6 │ │ │ │ │ + tsteq r9, r0, lsl #30 │ │ │ │ │ + andle r0, r0, r8, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ │ - mulle r3, r5, r6 │ │ │ │ │ - tsteq r9, r0, ror #30 │ │ │ │ │ - andle r0, r0, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #31 │ │ │ │ │ tsteq r9, r0, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r0, asr #25 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ @ instruction: 0x01199dd0 │ │ │ │ │ sbceq r7, r3, r8, lsr ip │ │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, asr pc │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r5, [r4], r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #48, 10 @ 0xc000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror #30 │ │ │ │ │ + eoreq ip, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #31 │ │ │ │ │ - tsteq r9, r0, lsl #31 │ │ │ │ │ - eoreq ip, r3, #96, 10 @ 0x18000000 │ │ │ │ │ - tsteq r9, r8, lsl #31 │ │ │ │ │ andle r1, r3, r4, lsl #17 │ │ │ │ │ - @ instruction: 0x01199f90 │ │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ │ andle r0, r0, r1, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq ip, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #1 │ │ │ │ │ + tsteq r9, r0, asr #31 │ │ │ │ │ + eoreq ip, r3, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x01199fb0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x01199fb8 │ │ │ │ │ tsteq r9, r0, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #1 │ │ │ │ │ + andle r1, r3, sp, lsl #7 │ │ │ │ │ + tsteq r9, r8, ror r0 │ │ │ │ │ + andle r0, r0, r6, lsr #1 │ │ │ │ │ @ instruction: 0x01199fd8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq ip, r1, r8, lsr #20 │ │ │ │ │ tsteq ip, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01199dd8 │ │ │ │ │ tsteq r9, r0, lsr r0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ @ instruction: 0x01199ff0 │ │ │ │ │ cmpeq r1, r0, lsl r7 │ │ │ │ │ - sbcseq r0, lr, r0, lsl #23 │ │ │ │ │ + sbcseq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq r9, r0 │ │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl r7 │ │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ │ @ instruction: 0x01517698 │ │ │ │ │ @@ -2555360,20 +2555132,20 @@ │ │ │ │ │ tsteq r9, r8, asr #32 │ │ │ │ │ tsteq r9, r8, rrx │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, ror r0 │ │ │ │ │ strheq sl, [r0], #152 @ 0x98 │ │ │ │ │ tsteq r9, r8, asr r0 │ │ │ │ │ @ instruction: 0x01199ff8 │ │ │ │ │ - tsteq r9, r0, lsl #1 │ │ │ │ │ - eoreq ip, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #1 │ │ │ │ │ - andle r1, r3, sp, lsl #7 │ │ │ │ │ - tsteq r9, r0, ror #1 │ │ │ │ │ - andle r0, r0, r6, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119a1b8 │ │ │ │ │ @ instruction: 0x0119a098 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r8, ror #27 │ │ │ │ │ tsteq r9, r0, rrx │ │ │ │ │ tsteq r9, r8, lsr #1 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0119a090 │ │ │ │ │ @@ -2555386,26 +2555158,26 @@ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrheq sl, [r9, -r0] │ │ │ │ │ sbceq r4, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq sl, [r9, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #192, 10 @ 0x30000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror #1 │ │ │ │ │ + eoreq ip, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r9, r0, lsl #2 │ │ │ │ │ + andle pc, r2, sp, asr #15 │ │ │ │ │ ldrsheq sl, [r9, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, sl, r0, lsl #6 │ │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ │ - @ instruction: 0x0119a1b8 │ │ │ │ │ - eoreq ip, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ │ + strdle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r0, r5, r8, lsl #11 │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01199f98 │ │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ │ @@ -2555440,16 +2555212,16 @@ │ │ │ │ │ sbceq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsl #3 │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ @ instruction: 0x0119a1b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, ip, r0, ror lr │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ │ - andle pc, r2, sp, asr #15 │ │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r8, lsr #18 │ │ │ │ │ @ instruction: 0x0119a190 │ │ │ │ │ @ instruction: 0x0119a1d8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r0, asr #3 │ │ │ │ │ @@ -2555458,38 +2555230,38 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0119a1d0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0119a1f8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, ror #3 │ │ │ │ │ sbceq r1, r3, r8, ror #3 │ │ │ │ │ - tsteq r9, r8, lsl #4 │ │ │ │ │ - strdle r0, [r0], -r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #4 │ │ │ │ │ + tsteq r9, r0, lsl r2 │ │ │ │ │ + eoreq ip, r3, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ + andle pc, r2, r2, asr #14 │ │ │ │ │ + tsteq r9, r0, lsr #4 │ │ │ │ │ + andle r0, r0, r2, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #4 │ │ │ │ │ - tsteq r9, r8, lsr #4 │ │ │ │ │ - eoreq ip, r3, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ │ - andle pc, r2, r2, asr #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ - andle r0, r0, r2, lsl #1 │ │ │ │ │ tsteq pc, r8, asr #6 @ │ │ │ │ │ cmpeq r1, r0, ror #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl r4 │ │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #8 │ │ │ │ │ + eoreq ip, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + tsteq r9, r8, asr r2 │ │ │ │ │ + andle r1, r3, r6, lsl #22 │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ - eoreq ip, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + andle r0, r0, r0, lsr #5 │ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r6, r8, asr sl │ │ │ │ │ tsteq sp, r0, lsl #1 │ │ │ │ │ ldrhteq r3, [ip], r8 │ │ │ │ │ cmpeq r1, r8, lsl #15 │ │ │ │ │ tsteq r9, r8, lsr pc │ │ │ │ │ @@ -2555590,130 +2555362,130 @@ │ │ │ │ │ strdeq ip, [r0], #168 @ 0xa8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsl #25 │ │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq r9, r8, lsl r4 │ │ │ │ │ - andle r1, r3, r6, lsl #22 │ │ │ │ │ - tsteq r9, r0, lsr #8 │ │ │ │ │ - andle r0, r0, r0, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq ip, r3, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r4 │ │ │ │ │ + tsteq r9, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #9 │ │ │ │ │ - tsteq r9, r0, asr #8 │ │ │ │ │ - eoreq ip, r3, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ + tsteq r9, r0, lsr r4 │ │ │ │ │ + eoreq ip, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ │ ldrdle r1, [r3], -ip │ │ │ │ │ - tsteq r9, r8, ror r4 │ │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ │ andle r0, r0, r7, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror r4 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r3, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq fp, r0, r0, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror #9 │ │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119a4f0 │ │ │ │ │ + eoreq ip, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + @ instruction: 0x0119a490 │ │ │ │ │ + @ instruction: 0xd0031db7 │ │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ │ - eoreq ip, r3, #16, 14 @ 0x400000 │ │ │ │ │ + andle r0, r0, r0, lsr #2 │ │ │ │ │ tsteq r9, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r5, r0, lsl #8 │ │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ │ - tsteq r9, r0, ror #9 │ │ │ │ │ - @ instruction: 0xd0031db7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq sl, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ @ instruction: 0x0119a4b8 │ │ │ │ │ tsteq r6, r0, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ - andle r0, r0, r0, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #10 │ │ │ │ │ @ instruction: 0x0119a4f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r5 │ │ │ │ │ + eoreq ip, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + tsteq r9, r0, lsl r5 │ │ │ │ │ + andle r1, r3, fp, ror #14 │ │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq r9, r8, lsl r5 │ │ │ │ │ - eoreq ip, r3, #88, 14 @ 0x1600000 │ │ │ │ │ - tsteq r9, r0, lsr #10 │ │ │ │ │ - andle r1, r3, fp, ror #14 │ │ │ │ │ - tsteq r9, r8, lsr #10 │ │ │ │ │ mulle r0, lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq ip, r3, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr r5 │ │ │ │ │ + tsteq r9, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #10 │ │ │ │ │ - tsteq r9, r8, asr #10 │ │ │ │ │ - eoreq ip, r3, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ │ + tsteq r9, r8, lsr r5 │ │ │ │ │ + eoreq ip, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + tsteq r9, r0, asr #10 │ │ │ │ │ andle r2, r3, r4, asr r5 │ │ │ │ │ - tsteq r9, r8, asr r5 │ │ │ │ │ + tsteq r9, r8, asr #10 │ │ │ │ │ andle r0, r0, r5, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq ip, r3, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #10 │ │ │ │ │ + tsteq r9, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119a598 │ │ │ │ │ - tsteq r9, r8, ror r5 │ │ │ │ │ - eoreq ip, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq r9, r0, lsl #11 │ │ │ │ │ + tsteq r9, r8, ror #10 │ │ │ │ │ + eoreq ip, r3, #0, 16 │ │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ │ andle r2, r3, r4, lsr #7 │ │ │ │ │ - tsteq r9, r8, lsl #11 │ │ │ │ │ + tsteq r9, r8, ror r5 │ │ │ │ │ andle r0, r0, fp, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #0, 16 │ │ │ │ │ + eoreq ip, r3, #24, 16 @ 0x180000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119a5d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119a5b0 │ │ │ │ │ + eoreq ip, r3, #72, 16 @ 0x480000 │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119a6b8 │ │ │ │ │ + @ instruction: 0x0119a5b8 │ │ │ │ │ + andle r2, r3, sp, lsl r2 │ │ │ │ │ @ instruction: 0x0119a5d0 │ │ │ │ │ - eoreq ip, r3, #48, 16 @ 0x300000 │ │ │ │ │ + andle r0, r0, r6, lsl #3 │ │ │ │ │ tsteq r9, r8, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r4, r0, lsr #8 │ │ │ │ │ ldrsheq lr, [sp, -r8] │ │ │ │ │ - @ instruction: 0x0119a5d8 │ │ │ │ │ - andle r2, r3, sp, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #96, 16 @ 0x600000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119a6b0 │ │ │ │ │ - andle r0, r0, r6, lsl #3 │ │ │ │ │ tsteq r9, r8, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r5, r0, asr #13 │ │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ │ @ instruction: 0x0119a5f8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r0, r7, r8, ror r4 │ │ │ │ │ @@ -2555758,20 +2555530,20 @@ │ │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ │ sbceq r7, r0, r0, ror fp │ │ │ │ │ @ instruction: 0x0119a690 │ │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ │ tsteq r9, r0, asr #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r7 │ │ │ │ │ + eoreq ip, r3, #144, 16 @ 0x900000 │ │ │ │ │ + tsteq r9, r0, lsl r7 │ │ │ │ │ + strhle r2, [r3], -r4 │ │ │ │ │ @ instruction: 0x0119a6d0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r8, lsl #17 │ │ │ │ │ @ instruction: 0x0119a698 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ │ @@ -2555783,179 +2555555,179 @@ │ │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ │ sbceq r5, r3, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r7, [r1, #-112] @ 0xffffff90 │ │ │ │ │ tsteq r9, r8, lsl r7 │ │ │ │ │ - eoreq ip, r3, #120, 16 @ 0x780000 │ │ │ │ │ - tsteq r9, r0, lsr #14 │ │ │ │ │ - strhle r2, [r3], -r4 │ │ │ │ │ - tsteq r9, r8, lsr #14 │ │ │ │ │ andle r0, r0, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq ip, r3, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr r7 │ │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #15 │ │ │ │ │ + tsteq r9, r0, ror #14 │ │ │ │ │ + tsteq r9, r8, lsr r7 │ │ │ │ │ + eoreq ip, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ │ + andle r1, r3, lr, lsl #16 │ │ │ │ │ tsteq r9, r8, asr #14 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ - eoreq ip, r3, #192, 16 @ 0xc00000 │ │ │ │ │ - tsteq r9, r0, ror #14 │ │ │ │ │ - andle r1, r3, lr, lsl #16 │ │ │ │ │ - tsteq r9, r8, ror r7 │ │ │ │ │ andle r0, r0, r5, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror r7 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, asr #15 │ │ │ │ │ ldrhteq r4, [r5], r0 │ │ │ │ │ ldrsbeq r7, [r1, #-120] @ 0xffffff88 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ + eoreq ip, r3, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x0119a798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r5, [pc], r8 @ │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119a7d8 │ │ │ │ │ - @ instruction: 0x0119a7b0 │ │ │ │ │ - eoreq ip, r3, #8, 18 @ 0x20000 │ │ │ │ │ - tsteq r9, r8, asr #15 │ │ │ │ │ + tsteq r9, r8, lsr #15 │ │ │ │ │ andle r1, r3, r9, ror #2 │ │ │ │ │ + @ instruction: 0x0119a7b0 │ │ │ │ │ + andle r0, r0, r9, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119a7d0 │ │ │ │ │ - andle r0, r0, r9, lsr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #16 │ │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + eoreq ip, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r8 │ │ │ │ │ - tsteq r9, r8, lsl #16 │ │ │ │ │ - eoreq ip, r3, #80, 18 @ 0x140000 │ │ │ │ │ + strhle pc, [r2], -r8 @ │ │ │ │ │ + @ instruction: 0x0119a7f0 │ │ │ │ │ + ldrdle r0, [r0], -ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #128, 18 @ 0x200000 │ │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl r8 │ │ │ │ │ - strhle pc, [r2], -r8 @ │ │ │ │ │ - tsteq r9, r8, lsl r8 │ │ │ │ │ - ldrdle r0, [r0], -ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, asr #16 │ │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r0, r0, ror #18 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #16 │ │ │ │ │ - tsteq r9, r8, asr #16 │ │ │ │ │ - eoreq ip, r3, #152, 18 @ 0x260000 │ │ │ │ │ - tsteq r9, r0, asr r8 │ │ │ │ │ andle pc, r2, fp, lsl #26 │ │ │ │ │ - tsteq r9, r8, asr r8 │ │ │ │ │ + tsteq r9, r0, asr #16 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq ip, r3, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #16 │ │ │ │ │ + tsteq r9, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #17 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ - eoreq ip, r3, #224, 18 @ 0x380000 │ │ │ │ │ + tsteq r9, r0, ror #16 │ │ │ │ │ + eoreq ip, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + tsteq r9, r8, ror #16 │ │ │ │ │ + ldrdle r0, [r3], -sl │ │ │ │ │ + tsteq r9, r0, ror r8 │ │ │ │ │ + strhle r0, [r0], -sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #16, 20 @ 0x10000 │ │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - @ instruction: 0x0119a890 │ │ │ │ │ - ldrdle r0, [r3], -sl │ │ │ │ │ - @ instruction: 0x0119a898 │ │ │ │ │ - strhle r0, [r0], -sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #17 │ │ │ │ │ + @ instruction: 0x0119a890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #17 │ │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ │ - eoreq ip, r3, #40, 20 @ 0x28000 │ │ │ │ │ + tsteq r9, r0, lsr #17 │ │ │ │ │ + eoreq ip, r3, #64, 20 @ 0x40000 │ │ │ │ │ + tsteq r9, r8, lsr #17 │ │ │ │ │ + mulle r2, sl, pc @ │ │ │ │ │ + @ instruction: 0x0119a8b0 │ │ │ │ │ + andle r0, r0, sp, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - @ instruction: 0x0119a8d0 │ │ │ │ │ - mulle r2, sl, pc @ │ │ │ │ │ - @ instruction: 0x0119a8d8 │ │ │ │ │ - andle r0, r0, sp, ror #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #17 │ │ │ │ │ + @ instruction: 0x0119a8d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r9 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ - eoreq ip, r3, #112, 20 @ 0x70000 │ │ │ │ │ + tsteq r9, r0, ror #17 │ │ │ │ │ + eoreq ip, r3, #136, 20 @ 0x88000 │ │ │ │ │ + tsteq r9, r8, ror #17 │ │ │ │ │ + mulle r3, r3, r2 │ │ │ │ │ + @ instruction: 0x0119a8f0 │ │ │ │ │ + strdle r0, [r0], -r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ │ ldrsheq r9, [r4], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ - mulle r3, r3, r2 │ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, lsr lr │ │ │ │ │ tsteq sp, r8, lsl #3 │ │ │ │ │ - tsteq r9, r8, lsr #18 │ │ │ │ │ - strdle r0, [r0], -r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ │ - eoreq ip, r3, #184, 20 @ 0xb8000 │ │ │ │ │ - tsteq r9, r0, asr r9 │ │ │ │ │ + tsteq r9, r0, lsr r9 │ │ │ │ │ + eoreq ip, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + tsteq r9, r8, lsr r9 │ │ │ │ │ andle r2, r3, ip, lsr r7 │ │ │ │ │ - tsteq r9, r0, lsl #19 │ │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ │ andle r0, r0, r5, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr #19 │ │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r3, r8 │ │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #208, 20 @ 0xd0000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #19 │ │ │ │ │ + eoreq ip, r3, #24, 22 @ 0x6000 │ │ │ │ │ @ instruction: 0x0119a990 │ │ │ │ │ + andle pc, r2, pc, ror #5 │ │ │ │ │ + @ instruction: 0x0119a998 │ │ │ │ │ + andle r0, r0, pc, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl sl │ │ │ │ │ - tsteq r9, r0, lsr #19 │ │ │ │ │ - eoreq ip, r3, #0, 22 │ │ │ │ │ @ instruction: 0x0119a9f0 │ │ │ │ │ - andle pc, r2, pc, ror #5 │ │ │ │ │ @ instruction: 0x0119a9b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ cmpeq r6, r8, lsr #21 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ @@ -2555966,62 +2555738,62 @@ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ tsteq r9, r8, ror #19 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ - @ instruction: 0x0119a9f8 │ │ │ │ │ - andle r0, r0, pc, asr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #24, 22 @ 0x6000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr sl │ │ │ │ │ + tsteq r9, r0, lsl sl │ │ │ │ │ + eoreq ip, r3, #96, 22 @ 0x18000 │ │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011de1b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #20 │ │ │ │ │ + andle pc, r2, r4, lsr #29 │ │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ │ + strdle r0, [r0], -r5 │ │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ │ @ instruction: 0x011de1d0 │ │ │ │ │ - tsteq r9, r8, lsr sl │ │ │ │ │ - eoreq ip, r3, #72, 22 @ 0x12000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ │ - andle pc, r2, r4, lsr #29 │ │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ │ tsteq sp, r8, ror #3 │ │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ │ - strdle r0, [r0], -r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #96, 22 @ 0x18000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119aa90 │ │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ │ - eoreq ip, r3, #144, 22 @ 0x24000 │ │ │ │ │ - tsteq r9, r0, lsl #21 │ │ │ │ │ + tsteq r9, r0, ror #20 │ │ │ │ │ + eoreq ip, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + tsteq r9, r8, ror #20 │ │ │ │ │ andle r0, r3, lr, lsl #17 │ │ │ │ │ - tsteq r9, r8, lsl #21 │ │ │ │ │ + tsteq r9, r0, ror sl │ │ │ │ │ andle r0, r0, pc, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq ip, r3, #192, 22 @ 0x30000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119aa98 │ │ │ │ │ + tsteq r9, r0, lsr #21 │ │ │ │ │ + eoreq ip, r3, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #26 │ │ │ │ │ + tsteq r9, r8, lsl sp │ │ │ │ │ tsteq r9, r8, lsr #21 │ │ │ │ │ - eoreq ip, r3, #216, 22 @ 0x36000 │ │ │ │ │ - tsteq r9, r0, lsl sp │ │ │ │ │ andle r1, r3, r4, lsr r4 │ │ │ │ │ + tsteq r9, r0, lsl sp │ │ │ │ │ + strhle r0, [r0], -r6 │ │ │ │ │ @ instruction: 0x0119aab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r6, r0, lsr #1 │ │ │ │ │ tsteq sp, r0, lsl #4 │ │ │ │ │ @ instruction: 0x0119a9b8 │ │ │ │ │ sbceq r7, r0, r8, ror #18 │ │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ │ @@ -2556166,274 +2555938,274 @@ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #26 │ │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq r9, r8, lsl sp │ │ │ │ │ - strhle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq ip, r3, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #26 │ │ │ │ │ + tsteq r9, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr sp │ │ │ │ │ + tsteq r9, r8, asr #26 │ │ │ │ │ + tsteq r9, r0, lsr sp │ │ │ │ │ + eoreq ip, r3, #56, 24 @ 0x3800 │ │ │ │ │ tsteq r9, r8, lsr sp │ │ │ │ │ - eoreq ip, r3, #32, 24 @ 0x2000 │ │ │ │ │ - tsteq r9, r0, asr #26 │ │ │ │ │ mulle r3, r5, r0 │ │ │ │ │ - tsteq r9, r8, asr #26 │ │ │ │ │ + tsteq r9, r0, asr #26 │ │ │ │ │ andle r0, r0, pc, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq ip, r3, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr sp │ │ │ │ │ + tsteq r9, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119ad90 │ │ │ │ │ + tsteq r9, r8, lsl #27 │ │ │ │ │ + tsteq r9, r0, ror #26 │ │ │ │ │ + eoreq ip, r3, #128, 24 @ 0x8000 │ │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ │ - eoreq ip, r3, #104, 24 @ 0x6800 │ │ │ │ │ - tsteq r9, r0, lsl #27 │ │ │ │ │ andle pc, r2, sl, lsr r6 @ │ │ │ │ │ + tsteq r9, r0, lsl #27 │ │ │ │ │ + strdle r0, [r0], -pc @ │ │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr r6 │ │ │ │ │ tsteq sp, r8, asr #4 │ │ │ │ │ - tsteq r9, r8, lsl #27 │ │ │ │ │ - strdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq ip, r3, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119ad98 │ │ │ │ │ + @ instruction: 0x0119ad90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #27 │ │ │ │ │ + @ instruction: 0x0119adb8 │ │ │ │ │ + tsteq r9, r0, lsr #27 │ │ │ │ │ + eoreq ip, r3, #200, 24 @ 0xc800 │ │ │ │ │ tsteq r9, r8, lsr #27 │ │ │ │ │ - eoreq ip, r3, #176, 24 @ 0xb000 │ │ │ │ │ - @ instruction: 0x0119adb0 │ │ │ │ │ andle pc, r2, r2, lsl #28 │ │ │ │ │ - @ instruction: 0x0119adb8 │ │ │ │ │ + @ instruction: 0x0119adb0 │ │ │ │ │ andle r0, r0, r1, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq ip, r3, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #27 │ │ │ │ │ + tsteq r9, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #28 │ │ │ │ │ + tsteq r9, r0, lsr #28 │ │ │ │ │ + @ instruction: 0x0119add0 │ │ │ │ │ + eoreq ip, r3, #16, 26 @ 0x400 │ │ │ │ │ @ instruction: 0x0119add8 │ │ │ │ │ - eoreq ip, r3, #248, 24 @ 0xf800 │ │ │ │ │ - tsteq r9, r8, lsl lr │ │ │ │ │ andle r2, r3, lr, lsl #13 │ │ │ │ │ + tsteq r9, r8, lsl lr │ │ │ │ │ + andle r0, r0, r9, lsr #1 │ │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r6, r0, asr #14 │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ tsteq r9, r0, asr #21 │ │ │ │ │ sbceq sl, r3, r8, asr r0 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsl #28 │ │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, ror r8 │ │ │ │ │ - tsteq r9, r0, lsr #28 │ │ │ │ │ - andle r0, r0, r9, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq ip, r3, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr lr │ │ │ │ │ + tsteq r9, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror lr │ │ │ │ │ + tsteq r9, r0, ror #28 │ │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ │ + eoreq ip, r3, #88, 26 @ 0x1600 │ │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ tsteq r9, r0, asr lr │ │ │ │ │ - eoreq ip, r3, #64, 26 @ 0x1000 │ │ │ │ │ - tsteq r9, r8, asr lr │ │ │ │ │ andle pc, r2, r7, asr #7 │ │ │ │ │ - tsteq r9, r0, ror #28 │ │ │ │ │ + tsteq r9, r8, asr lr │ │ │ │ │ andle r0, r0, fp, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq ip, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror lr │ │ │ │ │ tsteq r9, r0, ror lr │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119aed8 │ │ │ │ │ + tsteq r9, r0, asr #29 │ │ │ │ │ + tsteq r9, r8, lsl #29 │ │ │ │ │ + eoreq ip, r3, #160, 26 @ 0x2800 │ │ │ │ │ @ instruction: 0x0119ae90 │ │ │ │ │ - eoreq ip, r3, #136, 26 @ 0x2200 │ │ │ │ │ - @ instruction: 0x0119aeb8 │ │ │ │ │ strdle pc, [r2], -pc @ │ │ │ │ │ + @ instruction: 0x0119aeb8 │ │ │ │ │ + andle r0, r0, fp, lsl #2 │ │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r4, pc, r0, sp @ │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ @ instruction: 0x0119aeb0 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - tsteq r9, r0, asr #29 │ │ │ │ │ - andle r0, r0, fp, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq ip, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119aed8 │ │ │ │ │ @ instruction: 0x0119aed0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r1, r0, lsr #7 │ │ │ │ │ @ instruction: 0x011de290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl pc │ │ │ │ │ + tsteq r9, r0, lsl pc │ │ │ │ │ + @ instruction: 0x0119aef8 │ │ │ │ │ + eoreq ip, r3, #232, 26 @ 0x3a00 │ │ │ │ │ @ instruction: 0x0119aef0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r6, r0, lsr #21 │ │ │ │ │ tsteq sp, r8, lsr #5 │ │ │ │ │ tsteq r9, r0, lsl #30 │ │ │ │ │ - eoreq ip, r3, #208, 26 @ 0x3400 │ │ │ │ │ - tsteq r9, r8, lsl #30 │ │ │ │ │ ldrdle pc, [r2], -ip │ │ │ │ │ - tsteq r9, r0, lsl pc │ │ │ │ │ + tsteq r9, r8, lsl #30 │ │ │ │ │ andle r0, r0, r2, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq ip, r3, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #30 │ │ │ │ │ + tsteq r9, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #30 │ │ │ │ │ + tsteq r9, r0, asr #30 │ │ │ │ │ + tsteq r9, r8, lsr #30 │ │ │ │ │ + eoreq ip, r3, #48, 28 @ 0x300 │ │ │ │ │ tsteq r9, r0, lsr pc │ │ │ │ │ - eoreq ip, r3, #24, 28 @ 0x180 │ │ │ │ │ - tsteq r9, r8, lsr pc │ │ │ │ │ @ instruction: 0xd00a28bf │ │ │ │ │ - tsteq r9, r0, asr #30 │ │ │ │ │ + tsteq r9, r8, lsr pc │ │ │ │ │ andle r0, r0, r9, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq ip, r3, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr pc │ │ │ │ │ + tsteq r9, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #31 │ │ │ │ │ + tsteq r9, r0, lsl #31 │ │ │ │ │ + tsteq r9, r8, ror #30 │ │ │ │ │ + eoreq ip, r3, #120, 28 @ 0x780 │ │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r6, r8, lsr #9 │ │ │ │ │ tsteq sp, r0, asr #5 │ │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ │ - eoreq ip, r3, #96, 28 @ 0x600 │ │ │ │ │ - tsteq r9, r8, ror pc │ │ │ │ │ ldrdle r6, [lr], -r5 │ │ │ │ │ - tsteq r9, r0, lsl #31 │ │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ │ andle r0, r0, fp, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq ip, r3, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119af90 │ │ │ │ │ + tsteq r9, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119afb8 │ │ │ │ │ + @ instruction: 0x0119afb0 │ │ │ │ │ + @ instruction: 0x0119af98 │ │ │ │ │ + eoreq ip, r3, #192, 28 @ 0xc00 │ │ │ │ │ tsteq r9, r0, lsr #31 │ │ │ │ │ - eoreq ip, r3, #168, 28 @ 0xa80 │ │ │ │ │ - tsteq r9, r8, lsr #31 │ │ │ │ │ andsle r2, r0, r0, ror #29 │ │ │ │ │ - @ instruction: 0x0119afb0 │ │ │ │ │ + tsteq r9, r8, lsr #31 │ │ │ │ │ andle r0, r0, r1, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq ip, r3, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #31 │ │ │ │ │ + @ instruction: 0x0119afb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r0 │ │ │ │ │ + tsteq r9, r8 │ │ │ │ │ + @ instruction: 0x0119afd8 │ │ │ │ │ + eoreq ip, r3, #8, 30 │ │ │ │ │ @ instruction: 0x0119afd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r0, [r0], r8 │ │ │ │ │ @ instruction: 0x011de2d8 │ │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ │ - eoreq ip, r3, #240, 28 @ 0xf00 │ │ │ │ │ - @ instruction: 0x0119aff8 │ │ │ │ │ andle r3, sl, r9, rrx │ │ │ │ │ + @ instruction: 0x0119aff8 │ │ │ │ │ + andle r0, r0, r8, ror #2 │ │ │ │ │ @ instruction: 0x0119aff0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r0, pc, r8, asr #27 │ │ │ │ │ @ instruction: 0x011de2f0 │ │ │ │ │ - tsteq r9, r8 │ │ │ │ │ - andle r0, r0, r8, ror #2 │ │ │ │ │ - sbceq r8, sp, r0, lsl #23 │ │ │ │ │ - tsteq r9, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #8, 30 │ │ │ │ │ + eoreq ip, r3, #32, 30 @ 0x80 │ │ │ │ │ + sbceq r0, sp, r0, lsl #23 │ │ │ │ │ + tsteq r9, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r0 │ │ │ │ │ + tsteq r9, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #32 │ │ │ │ │ + tsteq r9, r8, lsr r0 │ │ │ │ │ + tsteq r9, r0, lsr #32 │ │ │ │ │ + eoreq ip, r3, #80, 30 @ 0x140 │ │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ │ - eoreq ip, r3, #56, 30 @ 0xe0 │ │ │ │ │ - tsteq r9, r0, lsr r0 │ │ │ │ │ andle r6, r5, ip, lsl #31 │ │ │ │ │ - tsteq r9, r8, lsr r0 │ │ │ │ │ + tsteq r9, r0, lsr r0 │ │ │ │ │ andle r0, r0, ip, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq ip, r3, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #32 │ │ │ │ │ + tsteq r9, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #1 │ │ │ │ │ + tsteq r9, r8, ror r0 │ │ │ │ │ + tsteq r9, r0, asr r0 │ │ │ │ │ + eoreq ip, r3, #152, 30 @ 0x260 │ │ │ │ │ tsteq r9, r8, asr r0 │ │ │ │ │ - eoreq ip, r3, #128, 30 @ 0x200 │ │ │ │ │ - tsteq r9, r0, ror r0 │ │ │ │ │ andle r3, sl, r2, ror #3 │ │ │ │ │ + tsteq r9, r0, ror r0 │ │ │ │ │ + andle r0, r0, ip, asr #15 │ │ │ │ │ tsteq r9, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r9, [r7], r8 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ - tsteq r9, r8, ror r0 │ │ │ │ │ - andle r0, r0, ip, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq ip, r3, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #1 │ │ │ │ │ + tsteq r9, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq fp, [r9, -r0] │ │ │ │ │ + tsteq r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x0119b090 │ │ │ │ │ + eoreq ip, r3, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x0119b098 │ │ │ │ │ - eoreq ip, r3, #200, 30 @ 0x320 │ │ │ │ │ - tsteq r9, r0, lsr #1 │ │ │ │ │ strhle sl, [r4], -r4 │ │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ │ + tsteq r9, r0, lsr #1 │ │ │ │ │ andle r0, r0, r1, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r3, #224, 30 @ 0x380 │ │ │ │ │ + eoreq sp, r3, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq fp, [r9, -r8] │ │ │ │ │ + ldrheq fp, [r9, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #1 │ │ │ │ │ + ldrsbeq fp, [r9, -r8] │ │ │ │ │ + tsteq r9, r0, asr #1 │ │ │ │ │ + eoreq sp, r3, #56 @ 0x38 │ │ │ │ │ tsteq r9, r8, asr #1 │ │ │ │ │ - eoreq sp, r3, #32 │ │ │ │ │ - ldrsbeq fp, [r9, -r0] │ │ │ │ │ mulle r2, lr, r4 │ │ │ │ │ - ldrsbeq fp, [r9, -r8] │ │ │ │ │ + ldrsbeq fp, [r9, -r0] │ │ │ │ │ andle r0, r0, r7, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #56 @ 0x38 │ │ │ │ │ + eoreq sp, r3, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #1 │ │ │ │ │ + tsteq r9, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r1 │ │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ │ + ldrsheq fp, [r9, -r0] │ │ │ │ │ + eoreq sp, r3, #128 @ 0x80 │ │ │ │ │ ldrsheq fp, [r9, -r8] │ │ │ │ │ - eoreq sp, r3, #104 @ 0x68 │ │ │ │ │ - tsteq r9, r0, lsl #2 │ │ │ │ │ @ instruction: 0xd00754b2 │ │ │ │ │ - tsteq r9, r8, lsl #2 │ │ │ │ │ + tsteq r9, r0, lsl #2 │ │ │ │ │ mulle r0, r8, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #128 @ 0x80 │ │ │ │ │ + eoreq sp, r3, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r1 │ │ │ │ │ + tsteq r9, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror r1 │ │ │ │ │ + tsteq r9, r0, ror r1 │ │ │ │ │ + tsteq r9, r8, asr r1 │ │ │ │ │ + eoreq sp, r3, #200 @ 0xc8 │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, lsr r1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ │ @@ -2556441,89 +2556213,89 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl #26 │ │ │ │ │ tsteq r9, r0, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ tsteq sp, r8, lsr r3 │ │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ │ - eoreq sp, r3, #176 @ 0xb0 │ │ │ │ │ - tsteq r9, r8, ror #2 │ │ │ │ │ andle fp, r0, fp, lsr #15 │ │ │ │ │ - tsteq r9, r0, ror r1 │ │ │ │ │ + tsteq r9, r8, ror #2 │ │ │ │ │ ldrdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #200 @ 0xc8 │ │ │ │ │ + eoreq sp, r3, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #3 │ │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119b1b8 │ │ │ │ │ + tsteq r9, r0, lsr #3 │ │ │ │ │ + tsteq r9, r8, lsl #3 │ │ │ │ │ + eoreq sp, r3, #16, 2 │ │ │ │ │ @ instruction: 0x0119b190 │ │ │ │ │ - eoreq sp, r3, #248 @ 0xf8 │ │ │ │ │ - @ instruction: 0x0119b198 │ │ │ │ │ andle pc, r4, r4, ror r5 @ │ │ │ │ │ - tsteq r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x0119b198 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #16, 2 │ │ │ │ │ + eoreq sp, r3, #40, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119b1b8 │ │ │ │ │ @ instruction: 0x0119b1b0 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #3 │ │ │ │ │ + tsteq r9, r0, ror #3 │ │ │ │ │ + tsteq r9, r8, asr #3 │ │ │ │ │ + eoreq sp, r3, #88, 2 │ │ │ │ │ @ instruction: 0x0119b1d0 │ │ │ │ │ - eoreq sp, r3, #64, 2 │ │ │ │ │ - @ instruction: 0x0119b1d8 │ │ │ │ │ mulle r1, sl, r7 │ │ │ │ │ - tsteq r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x0119b1d8 │ │ │ │ │ andle r0, r0, r3, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #88, 2 │ │ │ │ │ + eoreq sp, r3, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119b1f0 │ │ │ │ │ + tsteq r9, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #4 │ │ │ │ │ + tsteq r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x0119b1f8 │ │ │ │ │ + eoreq sp, r3, #160, 2 @ 0x28 │ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ │ - eoreq sp, r3, #136, 2 @ 0x22 │ │ │ │ │ - tsteq r9, r8, lsl #4 │ │ │ │ │ @ instruction: 0xd00117b8 │ │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ │ + tsteq r9, r8, lsl #4 │ │ │ │ │ andle r0, r0, r5, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #160, 2 @ 0x28 │ │ │ │ │ + eoreq sp, r3, #184, 2 @ 0x2e │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #4 │ │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, fp, r0, ror #14 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r2 │ │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ │ + tsteq r9, r8, lsr r2 │ │ │ │ │ + eoreq sp, r3, #232, 2 @ 0x3a │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ - eoreq sp, r3, #208, 2 @ 0x34 │ │ │ │ │ - tsteq r9, r8, asr #4 │ │ │ │ │ andle r7, sp, ip, lsl r1 │ │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ │ + tsteq r9, r8, asr #4 │ │ │ │ │ andle r0, r0, r3, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #232, 2 @ 0x3a │ │ │ │ │ + eoreq sp, r3, #0, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ │ - eoreq sp, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq sp, r3, #48, 4 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ andle r7, r4, r7, ror #29 │ │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ │ andle r0, r0, ip, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #48, 4 │ │ │ │ │ + eoreq sp, r3, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x0119b290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r6, lr, r0, r5 │ │ │ │ │ tsteq sp, r8, ror #6 │ │ │ │ │ tsteq r9, r0, lsr #5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r8, r6, r8, asr sp │ │ │ │ │ @@ -2556563,15 +2556335,15 @@ │ │ │ │ │ tsteq r9, r0, lsl r3 │ │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #7 │ │ │ │ │ tsteq r9, r8, lsl #7 │ │ │ │ │ - eoreq sp, r3, #96, 4 │ │ │ │ │ + eoreq sp, r3, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq r9, r0, asr r3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r8, asr r4 │ │ │ │ │ tsteq r9, r8, lsl r3 │ │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ │ @@ -2556595,59 +2556367,59 @@ │ │ │ │ │ tsteq r9, r0, asr #7 │ │ │ │ │ andle r0, r0, ip, lsl r3 │ │ │ │ │ @ instruction: 0x0119b398 │ │ │ │ │ tsteq r9, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01194cf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq sp, r3, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119b3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ - eoreq sp, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq sp, r3, #192, 4 │ │ │ │ │ tsteq r9, r8, ror #7 │ │ │ │ │ ldrdle sp, [r3], -r7 │ │ │ │ │ @ instruction: 0x0119b3f0 │ │ │ │ │ andle r0, r0, sp, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #192, 4 │ │ │ │ │ + eoreq sp, r3, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, sp, r8, asr r7 │ │ │ │ │ tsteq sp, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq pc, [r4], r8 @ │ │ │ │ │ @ instruction: 0x011de398 │ │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ │ - eoreq sp, r3, #240, 4 │ │ │ │ │ + eoreq sp, r3, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq r9, r8, lsr r4 │ │ │ │ │ andle r5, r7, r3, lsl r4 │ │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ │ andle r0, r0, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq sp, r3, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror r4 │ │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ │ - eoreq sp, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq sp, r3, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ andle r6, r5, sp, lsr #1 │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ andle r0, r0, r4, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq sp, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ @ instruction: 0x0119b490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r6, r8, asr lr │ │ │ │ │ @@ -2556663,37 +2556435,37 @@ │ │ │ │ │ tsteq r9, r0, asr #9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r0, lsr #21 │ │ │ │ │ @ instruction: 0x0119b4d8 │ │ │ │ │ - eoreq sp, r3, #128, 6 │ │ │ │ │ + eoreq sp, r3, #152, 6 @ 0x60000002 │ │ │ │ │ @ instruction: 0x0119b4f0 │ │ │ │ │ andle r3, r9, r7, lsl #17 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, asr r2 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ @ instruction: 0x0119b4f8 │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq sp, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ tsteq r9, r8, lsl r5 │ │ │ │ │ - eoreq sp, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq sp, r3, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq r9, r0, lsr #10 │ │ │ │ │ andle r7, sp, ip, asr #6 │ │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ │ andle r0, r0, r4, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq sp, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2556701,25 +2556473,25 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ tsteq r9, r0, ror r5 │ │ │ │ │ - eoreq sp, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq sp, r3, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ │ andle pc, r4, pc, asr r7 @ │ │ │ │ │ tsteq r9, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #7 │ │ │ │ │ @ instruction: 0x0119b590 │ │ │ │ │ andle r0, r0, r5, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq sp, r3, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r9, r0, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r7, r8, ror #18 │ │ │ │ │ @ instruction: 0x011de3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119b5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2556731,55 +2556503,55 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq lr, [r2], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x0119b5d8 │ │ │ │ │ tsteq r9, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq fp, r0, r0, sp │ │ │ │ │ tsteq r9, r8, ror #11 │ │ │ │ │ - eoreq sp, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq sp, r3, #112, 8 @ 0x70000000 │ │ │ │ │ @ instruction: 0x0119b5f0 │ │ │ │ │ andle r1, r1, lr, ror #15 │ │ │ │ │ @ instruction: 0x0119b5f8 │ │ │ │ │ andle r0, r0, pc, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq sp, r3, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r6 │ │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ │ - eoreq sp, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq sp, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq r9, r0, lsr #12 │ │ │ │ │ ldrdle r1, [r1], -r2 │ │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ │ andle r0, r0, fp, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq sp, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq r9, r8, asr r6 │ │ │ │ │ - eoreq sp, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq sp, r3, #0, 10 │ │ │ │ │ tsteq r9, r0, ror #12 │ │ │ │ │ andle r8, r4, r5, asr r5 │ │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ │ mulle r0, ip, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #0, 10 │ │ │ │ │ + eoreq sp, r3, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #14 │ │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ │ - eoreq sp, r3, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq sp, r3, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ │ andle ip, sl, ip, lsr #4 │ │ │ │ │ @ instruction: 0x0119b698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq pc, r8, r4, ip @ │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ @ instruction: 0x0119b498 │ │ │ │ │ @@ -2556791,37 +2556563,37 @@ │ │ │ │ │ tsteq r9, r0, asr #13 │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ @ instruction: 0x0119b6d0 │ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ @ instruction: 0x0119b6d8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0119b6f0 │ │ │ │ │ andle r0, r0, sp, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq sp, r3, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r0, r8, ror r6 │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #16 │ │ │ │ │ tsteq r9, r0, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, ror ip │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ │ - eoreq sp, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq sp, r3, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq r9, r8, asr #14 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq r9, r8, ror r6 │ │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ adcseq r8, r6, r8, lsr lr │ │ │ │ │ @@ -2556865,15 +2556637,15 @@ │ │ │ │ │ tsteq r9, r8, asr #15 │ │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ │ @ instruction: 0x0119b7f0 │ │ │ │ │ andle r8, r4, ip, lsl #2 │ │ │ │ │ @ instruction: 0x0119b7f8 │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq sp, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r8, lsr #3 │ │ │ │ │ @ instruction: 0x0119b7d0 │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ │ @@ -2556887,99 +2556659,99 @@ │ │ │ │ │ tsteq r9, r0, lsr #16 │ │ │ │ │ strdeq lr, [r2], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ │ tsteq r9, r8, asr r8 │ │ │ │ │ - eoreq sp, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq sp, r3, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ │ andle r8, r4, r6, lsr #8 │ │ │ │ │ tsteq r9, r8, ror #16 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq sp, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ │ @ instruction: 0x0119b898 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ │ - eoreq sp, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq sp, r3, #32, 12 @ 0x2000000 │ │ │ │ │ @ instruction: 0x0119b8b0 │ │ │ │ │ andle r8, r4, r5, lsr #9 │ │ │ │ │ @ instruction: 0x0119b8b8 │ │ │ │ │ andle r0, r0, pc, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq sp, r3, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119b8d8 │ │ │ │ │ @ instruction: 0x0119a4d0 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl r9 │ │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ │ @ instruction: 0x0116dcf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ @ instruction: 0x0119b8f8 │ │ │ │ │ - eoreq sp, r3, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq sp, r3, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ │ andle r9, fp, fp, asr #1 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ andle r1, r0, r6, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq sp, r3, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ │ - eoreq sp, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq sp, r3, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq r9, r0, lsr r9 │ │ │ │ │ ldrdle r8, [r1], -r0 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ andle r0, r0, r2, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq sp, r3, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ │ - eoreq sp, r3, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq sp, r3, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ │ @ instruction: 0xd0029bb4 │ │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ │ @ instruction: 0xd00002bc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq sp, r3, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr sl │ │ │ │ │ @ instruction: 0x0119b998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ │ tsteq r9, r8, lsr #19 │ │ │ │ │ - eoreq sp, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq sp, r3, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq r9, r8, lsl sl │ │ │ │ │ andle r6, r8, r3, ror #12 │ │ │ │ │ @ instruction: 0x0119b9b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r8, r8, asr #5 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ │ @@ -2557007,119 +2556779,119 @@ │ │ │ │ │ tsteq r9, r0, lsr sl │ │ │ │ │ andle r1, r0, r3, lsl #9 │ │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq sp, r3, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ │ tsteq r9, r0, ror #20 │ │ │ │ │ - eoreq sp, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq sp, r3, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ │ andle r3, r9, r9, lsr #32 │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ andle r0, r0, r3, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq sp, r3, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119ba90 │ │ │ │ │ tsteq r9, r8, lsl #21 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119bad8 │ │ │ │ │ tsteq r9, r0, lsr #21 │ │ │ │ │ - eoreq sp, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq sp, r3, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x0119bab8 │ │ │ │ │ andle r3, r4, r2, lsl r6 │ │ │ │ │ @ instruction: 0x0119bab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #9 │ │ │ │ │ tsteq r9, r0, asr #21 │ │ │ │ │ strhle r0, [r0], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq sp, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ @ instruction: 0x0119bad0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, sl, r8, lsl #15 │ │ │ │ │ @ instruction: 0x011de4b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #22 │ │ │ │ │ @ instruction: 0x0119baf0 │ │ │ │ │ - eoreq sp, r3, #0, 16 │ │ │ │ │ + eoreq sp, r3, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x0119baf8 │ │ │ │ │ andle r5, r7, pc, asr r5 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ andle r0, r0, fp, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq sp, r3, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ │ - eoreq sp, r3, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq sp, r3, #96, 16 @ 0x600000 │ │ │ │ │ tsteq r9, r8, lsr #22 │ │ │ │ │ andle r7, r5, r1, ror #3 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq sp, r3, #120, 16 @ 0x780000 │ │ │ │ │ tsteq r9, r0, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ │ @ instruction: 0x011de4d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #23 │ │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0117ddb8 │ │ │ │ │ tsteq sp, r8, ror #9 │ │ │ │ │ tsteq r9, r0, ror fp │ │ │ │ │ - eoreq sp, r3, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq sp, r3, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ │ ldrdle r8, [r3], -r1 │ │ │ │ │ tsteq r9, r0, lsl #23 │ │ │ │ │ andle r0, r0, r1, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq sp, r3, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #23 │ │ │ │ │ @ instruction: 0x0119bb98 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119bbd8 │ │ │ │ │ @ instruction: 0x0119bbb0 │ │ │ │ │ - eoreq sp, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq sp, r3, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq r9, r8, asr #23 │ │ │ │ │ andle r8, r7, sp, lsl r6 │ │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ │ tsteq r7, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, ror #13 │ │ │ │ │ @ instruction: 0x0119bbd0 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq sp, r3, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ │ @ instruction: 0x0119bbf0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsr r6 │ │ │ │ │ @@ -2557131,197 +2556903,197 @@ │ │ │ │ │ tsteq r9, r0, lsl ip │ │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ │ tsteq r9, r8, lsl ip │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq lr, r8, fp, r2 │ │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ │ - eoreq sp, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq sp, r3, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ │ andle lr, r2, pc, asr r4 │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ @ instruction: 0xd00001b5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq sp, r3, #80, 18 @ 0x140000 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ │ - eoreq sp, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq sp, r3, #128, 18 @ 0x200000 │ │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ │ andle r6, lr, r9, lsr lr │ │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ │ @ instruction: 0xd00001bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq sp, r3, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #25 │ │ │ │ │ @ instruction: 0x0119bc98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl r5 │ │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ │ - eoreq sp, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq sp, r3, #200, 18 @ 0x320000 │ │ │ │ │ @ instruction: 0x0119bcb0 │ │ │ │ │ andle pc, r0, r3, lsr #21 │ │ │ │ │ @ instruction: 0x0119bcb8 │ │ │ │ │ andle r0, r0, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq sp, r3, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119bcf0 │ │ │ │ │ @ instruction: 0x0119bcd8 │ │ │ │ │ - eoreq sp, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq sp, r3, #16, 20 @ 0x10000 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ mulle r7, r7, r7 │ │ │ │ │ tsteq r9, r8, ror #25 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq sp, r3, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119bcf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr sp │ │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsr r4 @ │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ │ - eoreq sp, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq sp, r3, #88, 20 @ 0x58000 │ │ │ │ │ tsteq r9, r0, lsr sp │ │ │ │ │ @ instruction: 0xd00f42b3 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r5, r8, lsr #9 │ │ │ │ │ tsteq sp, r8, asr #10 │ │ │ │ │ tsteq r9, r8, lsr sp │ │ │ │ │ @ instruction: 0xd00004bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq sp, r3, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r9, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r8, r0, asr #28 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #27 │ │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ │ - eoreq sp, r3, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq sp, r3, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ andle r5, r7, r2, lsl r8 │ │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ │ andle r0, r0, sl, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq sp, r3, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119bdb0 │ │ │ │ │ @ instruction: 0x0119bd98 │ │ │ │ │ - eoreq sp, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq sp, r3, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq r9, r0, lsr #27 │ │ │ │ │ andle r5, r7, r5, asr #18 │ │ │ │ │ tsteq r9, r8, lsr #27 │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq sp, r3, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119bdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ │ tsteq r9, r8, asr #27 │ │ │ │ │ - eoreq sp, r3, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq sp, r3, #48, 22 @ 0xc000 │ │ │ │ │ @ instruction: 0x0119bdd0 │ │ │ │ │ andle r8, r8, r1, asr #16 │ │ │ │ │ @ instruction: 0x0119bdd8 │ │ │ │ │ andle r0, r0, r2, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq sp, r3, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ │ @ instruction: 0x0119bdf8 │ │ │ │ │ - eoreq sp, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq sp, r3, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ │ andle sp, r3, sp, ror #26 │ │ │ │ │ tsteq r9, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r4, [r6], r8 │ │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ │ andle r0, r0, r4, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq sp, r3, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ │ tsteq r9, r0, asr #28 │ │ │ │ │ - eoreq sp, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq sp, r3, #192, 22 @ 0x30000 │ │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ │ andle r8, fp, sp, asr #22 │ │ │ │ │ tsteq r9, r0, asr lr │ │ │ │ │ andle r0, r0, r9, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq sp, r3, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ │ adcseq r1, r5, r8, ror #17 │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119be90 │ │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ │ - eoreq sp, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq sp, r3, #8, 24 @ 0x800 │ │ │ │ │ tsteq r9, r0, lsl #29 │ │ │ │ │ andle fp, r2, fp, lsr ip │ │ │ │ │ tsteq r9, r8, lsl #29 │ │ │ │ │ strdle r0, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #8, 24 @ 0x800 │ │ │ │ │ + eoreq sp, r3, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119be98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #29 │ │ │ │ │ tsteq r9, r8, lsr #29 │ │ │ │ │ - eoreq sp, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq sp, r3, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x0119beb0 │ │ │ │ │ andle r7, r6, r6, lsr #9 │ │ │ │ │ @ instruction: 0x0119beb8 │ │ │ │ │ andle r0, r0, ip, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq sp, r3, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #30 │ │ │ │ │ @ instruction: 0x0119bed8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011de590 │ │ │ │ │ tsteq r9, r8, ror #29 │ │ │ │ │ - eoreq sp, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq sp, r3, #152, 24 @ 0x9800 │ │ │ │ │ @ instruction: 0x0119bef0 │ │ │ │ │ andle r6, r6, r1, asr lr │ │ │ │ │ @ instruction: 0x0119bef8 │ │ │ │ │ andle r0, r0, sl, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq sp, r3, #176, 24 @ 0xb000 │ │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0119bbf8 │ │ │ │ │ strdeq r4, [r7], #208 @ 0xd0 @ │ │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ │ @@ -2557329,33 +2557101,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ │ - eoreq sp, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq sp, r3, #224, 24 @ 0xe000 │ │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ │ andle r7, r6, r8, ror #5 │ │ │ │ │ tsteq r9, r0, asr pc │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq sp, r3, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r9, -r8] │ │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ │ - eoreq sp, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq sp, r3, #40, 26 @ 0xa00 │ │ │ │ │ tsteq r9, r8, ror pc │ │ │ │ │ mulle r6, fp, r5 │ │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ │ andle r0, r0, sp, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq sp, r3, #64, 26 @ 0x1000 │ │ │ │ │ @ instruction: 0x0119bf90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr r9 │ │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ │ @@ -2557483,15 +2557255,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r2, r8, asr r5 │ │ │ │ │ ldrsbeq r6, [r9], #145 @ 0x91 │ │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r0, r2, r0, r9 │ │ │ │ │ teqeq r8, r5 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2557867,15 +2557639,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, r8, r8, ror r9 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq ip, pc, r0, r4 @ │ │ │ │ │ + adcseq ip, pc, r8, ror #8 │ │ │ │ │ teqeq r9, r9, ror #1 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2558137,15 +2557909,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sp, r9, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r1, r0, ror #24 │ │ │ │ │ + sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ teqeq r8, r9, lsr #6 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2558311,15 +2558083,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, lsl r7 @ │ │ │ │ │ teqeq r8, r5, ror #24 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ + sbceq r2, r0, r0, lsl #6 │ │ │ │ │ teqeq r8, sp @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r0, lsr #2 │ │ │ │ │ teqeq sl, sp, lsl #6 │ │ │ │ │ @@ -2558470,33 +2558242,33 @@ │ │ │ │ │ tsteq r9, r0, lsl #2 │ │ │ │ │ tsteq r9, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140be90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r1 │ │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ │ - eoreq sp, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq sp, r3, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq r9, r0, lsr #2 │ │ │ │ │ strdle r7, [r6], -r3 │ │ │ │ │ tsteq r9, r8, lsr #2 │ │ │ │ │ andle r0, r0, sl, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq sp, r3, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119d1b8 │ │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ │ - eoreq sp, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq sp, r3, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r9, r0, asr r1 │ │ │ │ │ andle pc, r3, r6, lsr #13 │ │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ │ andle r0, r0, r0, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq sp, r3, #208, 26 @ 0x3400 │ │ │ │ │ tsteq r9, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ adcseq ip, r6, r8, lsl #28 │ │ │ │ │ @@ -2558520,43 +2558292,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119d1f8 │ │ │ │ │ @ instruction: 0x0119d1d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ tsteq r9, r0, ror #3 │ │ │ │ │ - eoreq sp, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq sp, r3, #0, 28 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ ldrdle sl, [r4], -sl @ │ │ │ │ │ @ instruction: 0x0119d1f0 │ │ │ │ │ @ instruction: 0xd00001b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #0, 28 │ │ │ │ │ + eoreq sp, r3, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ │ - eoreq sp, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq sp, r3, #72, 28 @ 0x480 │ │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ andle r2, r5, sl, ror #20 │ │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ │ andle r0, r0, r2, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq sp, r3, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #7 │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r5, r0, lsl #9 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ │ - eoreq sp, r3, #120, 28 @ 0x780 │ │ │ │ │ + eoreq sp, r3, #144, 28 @ 0x900 │ │ │ │ │ tsteq r9, r8, ror r3 │ │ │ │ │ @ instruction: 0xd0052fb1 │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq sp, ip, r0, asr #19 │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2558626,259 +2558398,259 @@ │ │ │ │ │ tsteq r9, r0, ror r3 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adceq lr, pc, r8, ror #4 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ andle r0, r0, sl, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq sp, r3, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119d390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119d3b8 │ │ │ │ │ tsteq r9, r0, lsr #7 │ │ │ │ │ - eoreq sp, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq sp, r3, #216, 28 @ 0xd80 │ │ │ │ │ tsteq r9, r8, lsr #7 │ │ │ │ │ andle r3, r5, r8, lsr #9 │ │ │ │ │ @ instruction: 0x0119d3b0 │ │ │ │ │ andle r0, r0, r5, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq sp, r3, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #7 │ │ │ │ │ @ instruction: 0x0119d3d0 │ │ │ │ │ - eoreq sp, r3, #8, 30 │ │ │ │ │ + eoreq sp, r3, #32, 30 @ 0x80 │ │ │ │ │ @ instruction: 0x0119d3d8 │ │ │ │ │ ldrdle r7, [r5], -pc @ │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ mulle r0, r1, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #32, 30 @ 0x80 │ │ │ │ │ + eoreq sp, r3, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119d3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl r4 │ │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ │ - eoreq sp, r3, #80, 30 @ 0x140 │ │ │ │ │ + eoreq sp, r3, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ │ strdle r5, [r5], -ip │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ mulle r0, r5, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq sp, r3, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r4 │ │ │ │ │ + tsteq r9, r8, asr #8 │ │ │ │ │ + tsteq r9, r0, lsr r4 │ │ │ │ │ + eoreq sp, r3, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq r9, r8, lsr r4 │ │ │ │ │ - eoreq sp, r3, #152, 30 @ 0x260 │ │ │ │ │ - tsteq r9, r0, asr #8 │ │ │ │ │ andle r3, r5, lr, lsr r6 │ │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ │ andle r0, r0, sl, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq sp, r3, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r4 │ │ │ │ │ + tsteq r9, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119d490 │ │ │ │ │ + tsteq r9, r8, lsl #9 │ │ │ │ │ + tsteq r9, r0, ror #8 │ │ │ │ │ + eoreq lr, r3, #8 │ │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ │ - eoreq sp, r3, #224, 30 @ 0x380 │ │ │ │ │ - tsteq r9, r0, ror r4 │ │ │ │ │ andle r9, r2, lr, asr #11 │ │ │ │ │ - tsteq r9, r8, lsl #9 │ │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ │ andle r0, r0, r9, lsl #10 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #32 │ │ │ │ │ tsteq r9, r0, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r3, [sp], r0 │ │ │ │ │ tsteq sp, r0, asr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119d498 │ │ │ │ │ + @ instruction: 0x0119d490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #9 │ │ │ │ │ + @ instruction: 0x0119d4b8 │ │ │ │ │ + tsteq r9, r0, lsr #9 │ │ │ │ │ + eoreq lr, r3, #80 @ 0x50 │ │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ │ - eoreq lr, r3, #56 @ 0x38 │ │ │ │ │ - @ instruction: 0x0119d4b0 │ │ │ │ │ andle r5, r7, r5, lsr #20 │ │ │ │ │ - @ instruction: 0x0119d4b8 │ │ │ │ │ + @ instruction: 0x0119d4b0 │ │ │ │ │ andle r0, r0, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #80 @ 0x50 │ │ │ │ │ + eoreq lr, r3, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #9 │ │ │ │ │ + tsteq r9, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r5 │ │ │ │ │ + tsteq r9, r0, lsl r5 │ │ │ │ │ + @ instruction: 0x0119d4d0 │ │ │ │ │ + eoreq lr, r3, #152 @ 0x98 │ │ │ │ │ @ instruction: 0x0119d4d8 │ │ │ │ │ - eoreq lr, r3, #128 @ 0x80 │ │ │ │ │ - tsteq r9, r0, ror #9 │ │ │ │ │ andle r7, r1, sp, asr r9 │ │ │ │ │ - tsteq r9, r0, lsl r5 │ │ │ │ │ + tsteq r9, r0, ror #9 │ │ │ │ │ andle r0, r0, r5, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ + eoreq lr, r3, #176 @ 0xb0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq r8, r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x0119d4f8 │ │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r0, lsr #10 │ │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r5 │ │ │ │ │ + tsteq r9, r8, lsl r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror r5 │ │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r6, r0, lsl r5 @ │ │ │ │ │ tsteq sp, r0, lsl #13 │ │ │ │ │ tsteq r9, r0, lsl #6 │ │ │ │ │ smulleq r7, r3, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, asr #10 │ │ │ │ │ tsteq sp, r0, lsl #13 │ │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r4, r4, r8, ip @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #11 │ │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ │ + eoreq lr, r3, #224 @ 0xe0 │ │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ │ - eoreq lr, r3, #200 @ 0xc8 │ │ │ │ │ - tsteq r9, r0, ror r5 │ │ │ │ │ andle r6, sp, pc, lsr sp │ │ │ │ │ - tsteq r9, r8, ror r5 │ │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq lr, r3, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #11 │ │ │ │ │ + tsteq r9, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119d5b0 │ │ │ │ │ + tsteq r9, r8, lsr #11 │ │ │ │ │ + @ instruction: 0x0119d590 │ │ │ │ │ + eoreq lr, r3, #40, 2 │ │ │ │ │ @ instruction: 0x0119d598 │ │ │ │ │ - eoreq lr, r3, #16, 2 │ │ │ │ │ - tsteq r9, r0, lsr #11 │ │ │ │ │ andle r8, r6, r8, lsl #8 │ │ │ │ │ - tsteq r9, r8, lsr #11 │ │ │ │ │ + tsteq r9, r0, lsr #11 │ │ │ │ │ andle r0, r0, r4, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #40, 2 │ │ │ │ │ + eoreq lr, r3, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119d5b8 │ │ │ │ │ + @ instruction: 0x0119d5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #12 │ │ │ │ │ + tsteq r9, r0, lsr #12 │ │ │ │ │ + tsteq r9, r0, asr #11 │ │ │ │ │ + eoreq lr, r3, #112, 2 │ │ │ │ │ @ instruction: 0x0119d5d8 │ │ │ │ │ - eoreq lr, r3, #88, 2 │ │ │ │ │ + @ instruction: 0xd006b5bd │ │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ @ instruction: 0x0119d5f0 │ │ │ │ │ - @ instruction: 0xd006b5bd │ │ │ │ │ + andle r0, r0, r5, ror #1 │ │ │ │ │ tsteq r9, r8, asr #11 │ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ │ - andle r0, r0, r5, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #136, 2 @ 0x22 │ │ │ │ │ tsteq r9, r0, lsl r6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r4 │ │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ │ tsteq r9, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr r6 │ │ │ │ │ + tsteq r9, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #12 │ │ │ │ │ + tsteq r9, r0, ror #12 │ │ │ │ │ + tsteq r9, r8, lsr r6 │ │ │ │ │ + eoreq lr, r3, #184, 2 @ 0x2e │ │ │ │ │ tsteq r9, r0, asr #12 │ │ │ │ │ - eoreq lr, r3, #160, 2 @ 0x28 │ │ │ │ │ - tsteq r9, r8, asr #12 │ │ │ │ │ andle fp, r6, r3, lsr #13 │ │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ │ + tsteq r9, r8, asr #12 │ │ │ │ │ ldrdle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #208, 2 @ 0x34 │ │ │ │ │ tsteq r9, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r6, r8, ror #14 │ │ │ │ │ @ instruction: 0x011de698 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r6 │ │ │ │ │ + tsteq r9, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #13 │ │ │ │ │ + @ instruction: 0x0119d698 │ │ │ │ │ + tsteq r9, r8, ror r6 │ │ │ │ │ + eoreq lr, r3, #0, 4 │ │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ │ - eoreq lr, r3, #232, 2 @ 0x3a │ │ │ │ │ + andle fp, r6, sp, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ @ instruction: 0x0119d690 │ │ │ │ │ - andle fp, r6, sp, ror r8 │ │ │ │ │ - @ instruction: 0x0119d698 │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #0, 4 │ │ │ │ │ + eoreq lr, r3, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #13 │ │ │ │ │ + tsteq r9, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #13 │ │ │ │ │ + @ instruction: 0x0119d6d8 │ │ │ │ │ + @ instruction: 0x0119d6b0 │ │ │ │ │ + eoreq lr, r3, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x0119d6b8 │ │ │ │ │ - eoreq lr, r3, #48, 4 │ │ │ │ │ - tsteq r9, r0, asr #13 │ │ │ │ │ @ instruction: 0xd0075db6 │ │ │ │ │ - @ instruction: 0x0119d6d8 │ │ │ │ │ + tsteq r9, r0, asr #13 │ │ │ │ │ andle r0, r0, sp, lsr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #96, 4 │ │ │ │ │ @ instruction: 0x0119d6d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, pc, r8, asr #19 │ │ │ │ │ @ instruction: 0x011de6b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #13 │ │ │ │ │ + tsteq r9, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r7 │ │ │ │ │ + tsteq r9, r8, lsl #14 │ │ │ │ │ + @ instruction: 0x0119d6f0 │ │ │ │ │ + eoreq lr, r3, #144, 4 │ │ │ │ │ @ instruction: 0x0119d6f8 │ │ │ │ │ - eoreq lr, r3, #120, 4 @ 0x80000007 │ │ │ │ │ - tsteq r9, r0, lsl #14 │ │ │ │ │ andle r4, fp, ip, lsr r1 │ │ │ │ │ - tsteq r9, r8, lsl #14 │ │ │ │ │ + tsteq r9, r0, lsl #14 │ │ │ │ │ andle r0, r0, r7, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #144, 4 │ │ │ │ │ + eoreq lr, r3, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r7 │ │ │ │ │ + tsteq r9, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r7 │ │ │ │ │ + tsteq r9, r8, asr #14 │ │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ │ + eoreq lr, r3, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ - eoreq lr, r3, #192, 4 │ │ │ │ │ - tsteq r9, r0, lsr r7 │ │ │ │ │ andle fp, r6, r2, lsl #25 │ │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ │ + tsteq r9, r0, lsr r7 │ │ │ │ │ andle r0, r0, ip, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #240, 4 │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0115b5f8 │ │ │ │ │ tsteq sp, r8, asr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr r8 │ │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119d898 │ │ │ │ │ @ instruction: 0x0119b3b0 │ │ │ │ │ @ instruction: 0x0119c9b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01194cf8 │ │ │ │ │ tsteq r9, r0, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ @@ -2558924,139 +2558696,139 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119d7f8 │ │ │ │ │ @ instruction: 0x0119d798 │ │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, lsr r8 │ │ │ │ │ - strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r8, r0, r8, lsl r9 │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ @ instruction: 0x0119d7b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #17 │ │ │ │ │ + tsteq r9, r0, asr #16 │ │ │ │ │ + eoreq lr, r3, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq r9, r8, asr #16 │ │ │ │ │ - eoreq lr, r3, #8, 6 @ 0x20000000 │ │ │ │ │ - @ instruction: 0x0119d890 │ │ │ │ │ @ instruction: 0xd0012eb5 │ │ │ │ │ + @ instruction: 0x0119d890 │ │ │ │ │ + andle r0, r0, sl, asr #7 │ │ │ │ │ tsteq r9, r8, asr r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - umlalseq r2, r1, r8, r8 │ │ │ │ │ + adcseq r2, r1, r0, asr #17 │ │ │ │ │ tsteq r9, r0, lsr #16 │ │ │ │ │ tsteq r9, r8, ror #16 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r0, asr r8 │ │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r4 │ │ │ │ │ - @ instruction: 0x0119d898 │ │ │ │ │ - andle r0, r0, sl, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq lr, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsr #17 │ │ │ │ │ adcseq r4, r5, r8, ror #1 │ │ │ │ │ teqeq r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #17 │ │ │ │ │ + tsteq r9, r0, ror #17 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ @ instruction: 0x0119cab8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01194cf8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119d8f0 │ │ │ │ │ + tsteq r9, r8, asr #17 │ │ │ │ │ + eoreq lr, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x0119d8d0 │ │ │ │ │ - eoreq lr, r3, #80, 6 @ 0x40000001 │ │ │ │ │ - @ instruction: 0x0119d8d8 │ │ │ │ │ andle pc, sp, fp, asr #17 │ │ │ │ │ - tsteq r9, r0, ror #17 │ │ │ │ │ + @ instruction: 0x0119d8d8 │ │ │ │ │ andle r0, r0, fp, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ - adceq r5, sp, r8, asr #29 │ │ │ │ │ + eoreq lr, r3, #128, 6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119d8f0 │ │ │ │ │ + strhteq r5, [sp], r8 │ │ │ │ │ teqeq r0, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #18 │ │ │ │ │ + tsteq r9, r8, asr #18 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq fp, r0, r8, pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011de6f8 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ tsteq r3, r0, ror #24 │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011de6f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r9 │ │ │ │ │ + tsteq r9, r0, lsr r9 │ │ │ │ │ + eoreq lr, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ - eoreq lr, r3, #152, 6 @ 0x60000002 │ │ │ │ │ - tsteq r9, r0, asr #18 │ │ │ │ │ andle sl, sp, r5, lsl #5 │ │ │ │ │ - tsteq r9, r8, asr #18 │ │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ │ @ instruction: 0xd0000ab4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq lr, r3, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r9 │ │ │ │ │ + tsteq r9, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ │ + tsteq r9, r8, ror r9 │ │ │ │ │ + tsteq r9, r0, ror #18 │ │ │ │ │ + eoreq lr, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ │ - eoreq lr, r3, #224, 6 @ 0x80000003 │ │ │ │ │ - tsteq r9, r0, ror r9 │ │ │ │ │ andle fp, sp, sp, lsr #12 │ │ │ │ │ - tsteq r9, r8, ror r9 │ │ │ │ │ + tsteq r9, r0, ror r9 │ │ │ │ │ andle r0, r0, r1, lsr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq lr, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #19 │ │ │ │ │ + @ instruction: 0x0119d9d0 │ │ │ │ │ @ instruction: 0x0119d998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01120390 │ │ │ │ │ tsteq sp, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119d9d8 │ │ │ │ │ + tsteq r9, r8, lsr #19 │ │ │ │ │ + eoreq lr, r3, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq r9, r0, asr #19 │ │ │ │ │ - eoreq lr, r3, #40, 8 @ 0x28000000 │ │ │ │ │ + andle lr, sp, lr, ror lr │ │ │ │ │ @ instruction: 0x0119d9b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r0, r8, ror r3 @ │ │ │ │ │ + adcseq pc, r0, r8, lsr #6 │ │ │ │ │ tsteq sp, r8, lsr #14 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ - andle lr, sp, lr, ror lr │ │ │ │ │ - @ instruction: 0x0119d9d0 │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq lr, r3, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #19 │ │ │ │ │ + @ instruction: 0x0119d9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #20 │ │ │ │ │ + tsteq r9, r0, lsl #20 │ │ │ │ │ + tsteq r9, r8, ror #19 │ │ │ │ │ + eoreq lr, r3, #136, 8 @ 0x88000000 │ │ │ │ │ @ instruction: 0x0119d9f0 │ │ │ │ │ - eoreq lr, r3, #112, 8 @ 0x70000000 │ │ │ │ │ - @ instruction: 0x0119d9f8 │ │ │ │ │ andle sl, sp, r2, ror sp │ │ │ │ │ - tsteq r9, r0, lsl #20 │ │ │ │ │ + @ instruction: 0x0119d9f8 │ │ │ │ │ andle r0, r0, r2, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq lr, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl sl │ │ │ │ │ + tsteq r9, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #21 │ │ │ │ │ + tsteq r9, r0, lsr #21 │ │ │ │ │ + tsteq r9, r8, lsl sl │ │ │ │ │ + eoreq lr, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq r9, r0, lsl #21 │ │ │ │ │ - eoreq lr, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ + andle ip, sp, r3, lsl r0 │ │ │ │ │ tsteq r9, r0, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r0, asr #8 │ │ │ │ │ tsteq r9, r8, lsr sl │ │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2559074,85 +2558846,85 @@ │ │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ │ tsteq sp, r8, asr r7 │ │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187e90 │ │ │ │ │ tsteq r9, r8, lsl #21 │ │ │ │ │ - andle ip, sp, r3, lsl r0 │ │ │ │ │ - tsteq r9, r0, lsr #21 │ │ │ │ │ andle r0, r0, r6, ror #24 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ @ instruction: 0x0119da98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, pc, r0, ror #9 │ │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119dab0 │ │ │ │ │ + tsteq r9, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119dad0 │ │ │ │ │ + @ instruction: 0x0119dab8 │ │ │ │ │ + eoreq lr, r3, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq r9, r0, asr #21 │ │ │ │ │ - eoreq lr, r3, #0, 10 │ │ │ │ │ - tsteq r9, r8, asr #21 │ │ │ │ │ andle ip, sp, lr, lsr #25 │ │ │ │ │ - @ instruction: 0x0119dad8 │ │ │ │ │ + tsteq r9, r8, asr #21 │ │ │ │ │ andle r0, r0, r6, asr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq lr, r3, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #21 │ │ │ │ │ + @ instruction: 0x0119dad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ │ - @ instruction: 0x0119daf8 │ │ │ │ │ - eoreq lr, r3, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ │ + tsteq r9, r8, ror #21 │ │ │ │ │ + eoreq lr, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + @ instruction: 0x0119daf0 │ │ │ │ │ andle sp, sp, r9, asr #14 │ │ │ │ │ - tsteq r9, r8, lsl #22 │ │ │ │ │ + @ instruction: 0x0119daf8 │ │ │ │ │ andle r0, r0, r8, asr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq lr, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl fp │ │ │ │ │ + tsteq r9, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror fp │ │ │ │ │ + tsteq r9, r0, ror #22 │ │ │ │ │ + tsteq r9, r8, lsl fp │ │ │ │ │ + eoreq lr, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + tsteq r9, r0, lsr #22 │ │ │ │ │ + andle lr, sp, lr, ror #5 │ │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ │ - eoreq lr, r3, #144, 10 @ 0x24000000 │ │ │ │ │ + andle r0, r0, fp, asr #22 │ │ │ │ │ tsteq r9, r0, asr #22 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq pc, r2, r0, lr @ │ │ │ │ │ + strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8 │ │ │ │ │ - tsteq r9, r0, ror #22 │ │ │ │ │ - andle lr, sp, lr, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #192, 10 @ 0x30000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ │ - andle r0, r0, fp, asr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror #23 │ │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119dbf0 │ │ │ │ │ + eoreq lr, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ + @ instruction: 0x0119db90 │ │ │ │ │ + andsle r3, r0, r2, lsl #5 │ │ │ │ │ tsteq r9, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #15 │ │ │ │ │ @ instruction: 0x0119db98 │ │ │ │ │ - eoreq lr, r3, #216, 10 @ 0x36000000 │ │ │ │ │ - tsteq r9, r0, ror #23 │ │ │ │ │ - andsle r3, r0, r2, lsl #5 │ │ │ │ │ + andle r0, r0, ip, lsr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq r9, r8, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0114ecd0 │ │ │ │ │ tsteq sp, r0, lsr #15 │ │ │ │ │ tsteq r9, r8, asr sl │ │ │ │ │ cmpeq r2, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2559161,65 +2558933,65 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0119dbd0 │ │ │ │ │ tsteq sp, r0, lsr #15 │ │ │ │ │ @ instruction: 0x0119dbd8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - tsteq r9, r8, ror #23 │ │ │ │ │ - andle r0, r0, ip, lsr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119dbf8 │ │ │ │ │ + tsteq r9, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #24 │ │ │ │ │ - tsteq r9, r8, lsl #24 │ │ │ │ │ - eoreq lr, r3, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq r9, r0, lsl ip │ │ │ │ │ + @ instruction: 0x0119dbf8 │ │ │ │ │ + eoreq lr, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + tsteq r9, r0, lsl #24 │ │ │ │ │ andle r3, fp, sl, asr #21 │ │ │ │ │ - tsteq r9, r8, lsl ip │ │ │ │ │ + tsteq r9, r8, lsl #24 │ │ │ │ │ andle r0, r0, sp, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq lr, r3, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsr #24 │ │ │ │ │ + tsteq r9, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #24 │ │ │ │ │ - tsteq r9, r8, lsr ip │ │ │ │ │ - eoreq lr, r3, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ │ + tsteq r9, r8, lsr #24 │ │ │ │ │ + eoreq lr, r3, #128, 12 @ 0x8000000 │ │ │ │ │ + tsteq r9, r0, lsr ip │ │ │ │ │ andle sp, sp, sl, lsl #30 │ │ │ │ │ + tsteq r9, r8, lsr ip │ │ │ │ │ + andle r0, r0, r2, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r8, r8, lsr #17 │ │ │ │ │ @ instruction: 0x011de7b8 │ │ │ │ │ - tsteq r9, r8, asr ip │ │ │ │ │ - andle r0, r0, r2, lsr r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror #24 │ │ │ │ │ + tsteq r9, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119dc90 │ │ │ │ │ - tsteq r9, r8, ror ip │ │ │ │ │ - eoreq lr, r3, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ + tsteq r9, r8, ror #24 │ │ │ │ │ + eoreq lr, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + tsteq r9, r0, ror ip │ │ │ │ │ andle r1, sp, r2, lsl #25 │ │ │ │ │ - tsteq r9, r8, lsl #25 │ │ │ │ │ + tsteq r9, r8, ror ip │ │ │ │ │ andle r0, r0, pc, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq lr, r3, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119dc98 │ │ │ │ │ + tsteq r9, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ │ + tsteq r9, r8, ror #27 │ │ │ │ │ + @ instruction: 0x0119dc98 │ │ │ │ │ + eoreq lr, r3, #16, 14 @ 0x400000 │ │ │ │ │ + tsteq r9, r0, asr sp │ │ │ │ │ + andle ip, sp, r2, ror r0 │ │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r0, r2, r0, lsl #19 │ │ │ │ │ + adcseq r1, r2, r0, ror #5 │ │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr #22 │ │ │ │ │ @ instruction: 0x0119dcf0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x0119dcb8 │ │ │ │ │ qdaddeq ip, r8, r0 │ │ │ │ │ @@ -2559254,21 +2559026,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r8, lsr #1 │ │ │ │ │ tsteq r9, r8, asr #26 │ │ │ │ │ sbceq r9, r0, r0, asr #8 │ │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ │ - eoreq lr, r3, #248, 12 @ 0xf800000 │ │ │ │ │ + andle r0, r0, r3, asr r1 │ │ │ │ │ tsteq r9, r0, ror #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r0, r7, r8, asr #13 │ │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ │ - tsteq r9, r8, ror #27 │ │ │ │ │ - andle ip, sp, r2, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #40, 14 @ 0xa00000 │ │ │ │ │ @ instruction: 0x0119ddb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, lsl #27 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r0, asr #11 │ │ │ │ │ tsteq r9, r0, lsr #26 │ │ │ │ │ @ instruction: 0x0119dd90 │ │ │ │ │ @@ -2559278,149 +2559050,149 @@ │ │ │ │ │ tsteq r9, r0, lsr #27 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0119ddb0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0119dd98 │ │ │ │ │ - smulleq pc, r2, r0, lr @ │ │ │ │ │ + strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ @ instruction: 0x01150ff0 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ @ instruction: 0x0119dbb0 │ │ │ │ │ @ instruction: 0x0156eb98 │ │ │ │ │ @ instruction: 0x0119ddd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0119ddd8 │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119ddf0 │ │ │ │ │ - andle r0, r0, r3, asr r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #16, 14 @ 0x400000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsr lr │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #19 │ │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ │ smlalbbeq ip, r0, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #28 │ │ │ │ │ - tsteq r9, r8, lsr #28 │ │ │ │ │ - eoreq lr, r3, #64, 14 @ 0x1000000 │ │ │ │ │ - tsteq r9, r0, lsr lr │ │ │ │ │ + eoreq lr, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq r9, r0, lsr #28 │ │ │ │ │ andle r9, sp, r6, ror r4 │ │ │ │ │ - tsteq r9, r8, lsr lr │ │ │ │ │ + tsteq r9, r8, lsr #28 │ │ │ │ │ andle r0, r0, r3, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq lr, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #28 │ │ │ │ │ + tsteq r9, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #29 │ │ │ │ │ - tsteq r9, r8, asr lr │ │ │ │ │ - eoreq lr, r3, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ │ + eoreq lr, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + tsteq r9, r0, asr lr │ │ │ │ │ andle sl, ip, ip, asr #24 │ │ │ │ │ - tsteq r9, r8, ror #28 │ │ │ │ │ + tsteq r9, r8, asr lr │ │ │ │ │ andle r0, r0, r4, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq lr, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119deb0 │ │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r8, r8, lsr #4 │ │ │ │ │ tsteq sp, r0, ror #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119ded0 │ │ │ │ │ + eoreq lr, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + @ instruction: 0x0119de90 │ │ │ │ │ + andle r2, sp, sl, lsr #23 │ │ │ │ │ tsteq r9, r8, lsr #29 │ │ │ │ │ - eoreq lr, r3, #208, 14 @ 0x3400000 │ │ │ │ │ + andle r0, r0, fp, asr #2 │ │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r8, r9, r8, fp │ │ │ │ │ - @ instruction: 0x0119deb0 │ │ │ │ │ - andle r2, sp, sl, lsr #23 │ │ │ │ │ - @ instruction: 0x0119deb8 │ │ │ │ │ - andle r0, r0, fp, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq lr, r3, #0, 16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119deb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0119def8 │ │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq lr, r4, r8, lsr ip │ │ │ │ │ @ instruction: 0x0119de98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119ded8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl pc │ │ │ │ │ - tsteq r9, r8, ror #29 │ │ │ │ │ - eoreq lr, r3, #24, 16 @ 0x180000 │ │ │ │ │ - @ instruction: 0x0119def8 │ │ │ │ │ + eoreq lr, r3, #48, 16 @ 0x300000 │ │ │ │ │ + tsteq r9, r0, ror #29 │ │ │ │ │ andle r0, lr, r7, asr r2 │ │ │ │ │ + tsteq r9, r8, ror #29 │ │ │ │ │ + andle r0, r0, r9, asr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #72, 16 @ 0x480000 │ │ │ │ │ adceq r7, sp, r8, asr r0 │ │ │ │ │ teqeq r0, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #30 │ │ │ │ │ - andle r0, r0, r9, asr r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #48, 16 @ 0x300000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl pc │ │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r8, asr #12 │ │ │ │ │ @ instruction: 0x011de9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr pc │ │ │ │ │ + tsteq r9, r8, asr #30 │ │ │ │ │ + tsteq r9, r0, lsr pc │ │ │ │ │ + eoreq lr, r3, #120, 16 @ 0x780000 │ │ │ │ │ umlalseq lr, fp, r0, sp │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ tsteq r9, r8, lsr pc │ │ │ │ │ - eoreq lr, r3, #96, 16 @ 0x600000 │ │ │ │ │ - tsteq r9, r0, asr #30 │ │ │ │ │ andle lr, ip, r0, asr r3 │ │ │ │ │ - tsteq r9, r8, asr #30 │ │ │ │ │ + tsteq r9, r0, asr #30 │ │ │ │ │ andle r0, r0, r4, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq lr, r3, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr pc │ │ │ │ │ + tsteq r9, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq pc, [r9, -r8] @ │ │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ │ + tsteq r9, r0, ror #30 │ │ │ │ │ + eoreq lr, r3, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ │ - eoreq lr, r3, #168, 16 @ 0xa80000 │ │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ │ strdle sp, [ip], -r2 │ │ │ │ │ - tsteq r9, r8, ror pc │ │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ │ andle r0, r0, r7, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq lr, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsheq pc, [r9, -r8] @ │ │ │ │ │ tsteq r9, r0, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r8, asr #22 │ │ │ │ │ @ instruction: 0x0119df98 │ │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ adcseq fp, sl, r0, lsr #2 │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ tsteq r9, r0, asr #27 │ │ │ │ │ - strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r0, r0, asr r3 │ │ │ │ │ @ instruction: 0x0119dfb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, asr #31 │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ tsteq r9, r8, asr #31 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0119dfd0 │ │ │ │ │ - sbceq r2, r3, r0, lsr r5 │ │ │ │ │ + sbceq r2, r3, r8, lsl #10 │ │ │ │ │ @ instruction: 0x0119dfd8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0119dff8 │ │ │ │ │ @@ -2559476,15 +2559248,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r5, sp, r0, ror #11 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, asr #13 │ │ │ │ │ + smulleq ip, r2, r8, r6 │ │ │ │ │ teqeq r8, r5, lsr r9 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq ip, r8, ror r5 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2559728,15 +2559500,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smullseq r6, r3, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ - smulleq pc, r2, r8, fp @ │ │ │ │ │ + sbceq pc, r2, r0, asr #23 │ │ │ │ │ teqeq fp, r9, ror #30 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ subeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2560455,15 +2560227,15 @@ │ │ │ │ │ sbcseq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ tsteq r9, r8, ror #1 @ │ │ │ │ │ tsteq r9, r0, lsl r0 @ │ │ │ │ │ tsteq r9, r8, lsl r0 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r0, lsr #32 @ │ │ │ │ │ - strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r0, r0, asr r3 │ │ │ │ │ tsteq r9, r8, rrx @ │ │ │ │ │ tsteq r9, r8, lsr #32 @ │ │ │ │ │ tsteq r9, r0, lsr r0 @ │ │ │ │ │ rscseq ip, sl, r0, lsl #1 │ │ │ │ │ tsteq r9, r8, lsr r0 @ │ │ │ │ │ rscseq ip, sl, r8, lsr #1 │ │ │ │ │ tsteq r9, r0, asr #32 @ │ │ │ │ │ @@ -2560503,93 +2560275,93 @@ │ │ │ │ │ tsteq r9, r8, asr #1 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, ror #1 @ │ │ │ │ │ ldrsbeq pc, [r9, -r0] @ │ │ │ │ │ ldrsbeq pc, [r9, -r8] @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r3, r0, lsr r5 │ │ │ │ │ + sbceq r2, r3, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, sl, r8, asr r0 │ │ │ │ │ ldrsheq pc, [r9, -r0] @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #2 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #2 @ │ │ │ │ │ + tsteq r9, r0, asr #2 @ │ │ │ │ │ + tsteq r9, r0, lsl r1 @ │ │ │ │ │ + eoreq lr, r3, #8, 18 @ 0x20000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq r9, r8, lsl r1 @ │ │ │ │ │ - eoreq lr, r3, #240, 16 @ 0xf00000 │ │ │ │ │ - tsteq r9, r0, lsr #2 @ │ │ │ │ │ andle r0, sp, lr, lsl #24 │ │ │ │ │ - tsteq r9, r0, asr #2 @ │ │ │ │ │ + tsteq r9, r0, lsr #2 @ │ │ │ │ │ andle r0, r0, r1, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #32, 18 @ 0x80000 │ │ │ │ │ tsteq r9, r0, lsr r1 @ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq r9, r8, lsr r1 @ │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r1 @ │ │ │ │ │ + tsteq r9, r8, asr #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #3 @ │ │ │ │ │ + tsteq r9, r0, lsl #3 @ │ │ │ │ │ + tsteq r9, r8, ror #2 @ │ │ │ │ │ + eoreq lr, r3, #80, 18 @ 0x140000 │ │ │ │ │ tsteq r9, r0, ror #2 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r4, [r7], r0 │ │ │ │ │ tsteq r9, r8, lsr #2 @ │ │ │ │ │ tsteq r9, r0, ror r1 @ │ │ │ │ │ - eoreq lr, r3, #56, 18 @ 0xe0000 │ │ │ │ │ - tsteq r9, r8, ror r1 @ │ │ │ │ │ ldrdle fp, [sp], -r2 │ │ │ │ │ - tsteq r9, r0, lsl #3 @ │ │ │ │ │ + tsteq r9, r8, ror r1 @ │ │ │ │ │ andle r0, r0, r1, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq lr, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f190 │ │ │ │ │ + tsteq r9, r8, lsl #3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f1b8 │ │ │ │ │ + @ instruction: 0x0119f1b0 │ │ │ │ │ + @ instruction: 0x0119f198 │ │ │ │ │ + eoreq lr, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq r9, r0, lsr #3 @ │ │ │ │ │ - eoreq lr, r3, #128, 18 @ 0x200000 │ │ │ │ │ - tsteq r9, r8, lsr #3 @ │ │ │ │ │ andle pc, sp, pc, ror #1 │ │ │ │ │ - @ instruction: 0x0119f1b0 │ │ │ │ │ + tsteq r9, r8, lsr #3 @ │ │ │ │ │ andle r0, r0, r4, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq lr, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #3 @ │ │ │ │ │ + @ instruction: 0x0119f1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #4 @ │ │ │ │ │ + @ instruction: 0x0119f1f0 │ │ │ │ │ + tsteq r9, r8, asr #3 @ │ │ │ │ │ + eoreq lr, r3, #224, 18 @ 0x380000 │ │ │ │ │ @ instruction: 0x0119f1d0 │ │ │ │ │ - eoreq lr, r3, #200, 18 @ 0x320000 │ │ │ │ │ - tsteq r9, r8, ror #3 @ │ │ │ │ │ @ instruction: 0xd00d9bb8 │ │ │ │ │ + tsteq r9, r8, ror #3 @ │ │ │ │ │ + andle r0, r0, r3, lsr #2 │ │ │ │ │ tsteq r9, r0, ror #3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r5, r8, asr fp │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ - @ instruction: 0x0119f1f0 │ │ │ │ │ - andle r0, r0, r3, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq lr, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #4 @ │ │ │ │ │ tsteq r9, r0, lsl #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, asr #28 │ │ │ │ │ tsteq sp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r2 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr #6 @ │ │ │ │ │ + tsteq r9, r8, lsr r3 @ │ │ │ │ │ + @ instruction: 0x0119f2d8 │ │ │ │ │ + eoreq lr, r3, #40, 20 @ 0x28000 │ │ │ │ │ tsteq r9, r0, lsr #4 @ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrshteq r9, [r6], r0 │ │ │ │ │ @ instruction: 0x0119c998 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2560631,15 +2560403,15 @@ │ │ │ │ │ tsteq r9, r8, lsr #5 @ │ │ │ │ │ tsteq r9, r8, asr #4 @ │ │ │ │ │ @ instruction: 0x0119f2d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq lr, [r5], r0 │ │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ │ tsteq r9, r0, lsr #6 @ │ │ │ │ │ - eoreq lr, r3, #16, 20 @ 0x10000 │ │ │ │ │ + andle r1, lr, r8, lsl #13 │ │ │ │ │ tsteq r9, r8, ror #5 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0119f2b0 │ │ │ │ │ @ instruction: 0x0119f2f8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq r9, r0, ror #5 @ │ │ │ │ │ @@ -2560649,143 +2560421,143 @@ │ │ │ │ │ @ instruction: 0x0119f2f0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, lsl r3 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, lsl #6 @ │ │ │ │ │ smulleq r4, r3, r8, r1 │ │ │ │ │ tsteq r9, r0, lsr r3 @ │ │ │ │ │ - andle r1, lr, r8, lsl #13 │ │ │ │ │ + andle r0, r0, lr, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - tsteq r9, r8, lsr r3 @ │ │ │ │ │ - andle r0, r0, lr, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq lr, r3, #64, 20 @ 0x40000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, asr #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr r3 @ │ │ │ │ │ + tsteq r9, r8, ror r3 @ │ │ │ │ │ tsteq r9, r0, asr r3 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq pc, [r1], r8 @ │ │ │ │ │ tsteq r9, r8, lsr #6 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #7 @ │ │ │ │ │ + tsteq r9, r0, ror #6 @ │ │ │ │ │ + eoreq lr, r3, #112, 20 @ 0x70000 │ │ │ │ │ tsteq r9, r8, ror #6 @ │ │ │ │ │ - eoreq lr, r3, #88, 20 @ 0x58000 │ │ │ │ │ - tsteq r9, r0, ror r3 @ │ │ │ │ │ andle r8, sp, r0, asr r6 │ │ │ │ │ - tsteq r9, r8, ror r3 @ │ │ │ │ │ + tsteq r9, r0, ror r3 @ │ │ │ │ │ andle r0, r0, r5, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq lr, r3, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #7 @ │ │ │ │ │ + tsteq r9, r0, lsl #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #7 @ │ │ │ │ │ + tsteq r9, r0, asr #7 @ │ │ │ │ │ + tsteq r9, r0, lsr #7 @ │ │ │ │ │ + eoreq lr, r3, #184, 20 @ 0xb8000 │ │ │ │ │ @ instruction: 0x0119f398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #21 │ │ │ │ │ tsteq r9, r8, lsr #7 @ │ │ │ │ │ - eoreq lr, r3, #160, 20 @ 0xa0000 │ │ │ │ │ - @ instruction: 0x0119f3b0 │ │ │ │ │ mulle sp, pc, ip @ │ │ │ │ │ - tsteq r9, r0, asr #7 @ │ │ │ │ │ + @ instruction: 0x0119f3b0 │ │ │ │ │ andle r0, r0, fp, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq lr, r3, #208, 20 @ 0xd0000 │ │ │ │ │ adcseq pc, r9, r8, asr #7 │ │ │ │ │ cmpeq r0, r8, asr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f3d0 │ │ │ │ │ + tsteq r9, r8, asr #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f3f8 │ │ │ │ │ + @ instruction: 0x0119f3f0 │ │ │ │ │ + @ instruction: 0x0119f3d8 │ │ │ │ │ + eoreq lr, r3, #0, 22 │ │ │ │ │ tsteq r9, r0, ror #7 @ │ │ │ │ │ - eoreq lr, r3, #232, 20 @ 0xe8000 │ │ │ │ │ - tsteq r9, r8, ror #7 @ │ │ │ │ │ andle pc, ip, r2, asr #18 │ │ │ │ │ - @ instruction: 0x0119f3f0 │ │ │ │ │ + tsteq r9, r8, ror #7 @ │ │ │ │ │ andle r0, r0, r5, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #0, 22 │ │ │ │ │ + eoreq lr, r3, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #8 @ │ │ │ │ │ + @ instruction: 0x0119f3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #8 @ │ │ │ │ │ + tsteq r9, r0, asr #8 @ │ │ │ │ │ + tsteq r9, r8, lsl r4 @ │ │ │ │ │ + eoreq lr, r3, #72, 22 @ 0x12000 │ │ │ │ │ tsteq r9, r0, lsl r4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ │ @ instruction: 0x011deab8 │ │ │ │ │ tsteq r9, r0, lsr #8 @ │ │ │ │ │ - eoreq lr, r3, #48, 22 @ 0xc000 │ │ │ │ │ - tsteq r9, r8, lsr r4 @ │ │ │ │ │ andle r2, lr, r8, lsr #27 │ │ │ │ │ + tsteq r9, r8, lsr r4 @ │ │ │ │ │ + andle r0, r0, r9, ror #2 │ │ │ │ │ tsteq r9, r0, lsr r4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r3, [r6], r0 │ │ │ │ │ @ instruction: 0x011dead0 │ │ │ │ │ - tsteq r9, r0, asr #8 @ │ │ │ │ │ - andle r0, r0, r9, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq lr, r3, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, asr r4 @ │ │ │ │ │ + tsteq r9, r8, asr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, ror r4 @ │ │ │ │ │ + tsteq r9, r0, ror r4 @ │ │ │ │ │ + tsteq r9, r8, asr r4 @ │ │ │ │ │ + eoreq lr, r3, #144, 22 @ 0x24000 │ │ │ │ │ tsteq r9, r0, ror #8 @ │ │ │ │ │ - eoreq lr, r3, #120, 22 @ 0x1e000 │ │ │ │ │ - tsteq r9, r8, ror #8 @ │ │ │ │ │ andle fp, ip, sp, ror #31 │ │ │ │ │ - tsteq r9, r0, ror r4 @ │ │ │ │ │ + tsteq r9, r8, ror #8 @ │ │ │ │ │ andle r0, r0, r7, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq lr, r3, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #9 @ │ │ │ │ │ + tsteq r9, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, asr #9 @ │ │ │ │ │ + @ instruction: 0x0119f4b0 │ │ │ │ │ + tsteq r9, r8, lsl #9 @ │ │ │ │ │ + eoreq lr, r3, #216, 22 @ 0x36000 │ │ │ │ │ @ instruction: 0x0119f490 │ │ │ │ │ - eoreq lr, r3, #192, 22 @ 0x30000 │ │ │ │ │ - tsteq r9, r8, lsr #9 @ │ │ │ │ │ ldrdle r8, [ip], -r0 │ │ │ │ │ + tsteq r9, r8, lsr #9 @ │ │ │ │ │ + mulle r0, r3, r1 │ │ │ │ │ tsteq r9, r0, lsr #9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, lr, r0, lsr #5 │ │ │ │ │ tsteq sp, r8, ror #21 │ │ │ │ │ - @ instruction: 0x0119f4b0 │ │ │ │ │ - mulle r0, r3, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq lr, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, asr #9 @ │ │ │ │ │ tsteq r9, r0, asr #9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r7, r0, asr #2 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f4d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f4f8 │ │ │ │ │ + @ instruction: 0x0119f4f0 │ │ │ │ │ + @ instruction: 0x0119f4d8 │ │ │ │ │ + eoreq lr, r3, #32, 24 @ 0x2000 │ │ │ │ │ tsteq r9, r0, ror #9 @ │ │ │ │ │ - eoreq lr, r3, #8, 24 @ 0x800 │ │ │ │ │ - tsteq r9, r8, ror #9 @ │ │ │ │ │ ldrdle r5, [ip], -sp │ │ │ │ │ - @ instruction: 0x0119f4f0 │ │ │ │ │ + tsteq r9, r8, ror #9 @ │ │ │ │ │ andle r0, r0, r4, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq lr, r3, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #10 @ │ │ │ │ │ + @ instruction: 0x0119f4f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl #11 @ │ │ │ │ │ + tsteq r9, r0, lsr #10 @ │ │ │ │ │ + tsteq r9, r8, lsl #10 @ │ │ │ │ │ + eoreq lr, r3, #104, 24 @ 0x6800 │ │ │ │ │ tsteq r9, r0, lsl r5 @ │ │ │ │ │ - eoreq lr, r3, #80, 24 @ 0x5000 │ │ │ │ │ - tsteq r9, r8, lsl r5 @ │ │ │ │ │ ldrdle r4, [sp], -r6 │ │ │ │ │ - tsteq r9, r0, lsr #10 @ │ │ │ │ │ + tsteq r9, r8, lsl r5 @ │ │ │ │ │ andle r0, r0, r4, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq lr, r3, #128, 24 @ 0x8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl #11 @ │ │ │ │ │ tsteq r9, r0, lsr r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr sl │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ │ cmpeq r6, r8, asr #17 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2560801,67 +2560573,67 @@ │ │ │ │ │ tsteq r9, r0, ror r5 @ │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ tsteq r9, r8, ror r5 @ │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #11 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f5d8 │ │ │ │ │ + @ instruction: 0x0119f5d0 │ │ │ │ │ + tsteq r9, r8, lsr #11 @ │ │ │ │ │ + eoreq lr, r3, #176, 24 @ 0xb000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r9, r0, lsr #11 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, pc, r8, lsr #29 │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ tsteq r9, r0, asr #11 @ │ │ │ │ │ - eoreq lr, r3, #152, 24 @ 0x9800 │ │ │ │ │ + andle sp, sp, r0, rrx │ │ │ │ │ @ instruction: 0x0119f5b8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r6, r0, asr #19 │ │ │ │ │ @ instruction: 0x0119f590 │ │ │ │ │ tsteq r9, r8, asr #11 @ │ │ │ │ │ - andle sp, sp, r0, rrx │ │ │ │ │ - @ instruction: 0x0119f5d0 │ │ │ │ │ andle r0, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq lr, r3, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror #11 @ │ │ │ │ │ + @ instruction: 0x0119f5d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r6 @ │ │ │ │ │ + tsteq r9, r8, lsl #12 @ │ │ │ │ │ + @ instruction: 0x0119f5f0 │ │ │ │ │ + eoreq lr, r3, #248, 24 @ 0xf800 │ │ │ │ │ strhteq sl, [pc], r0 │ │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ │ @ instruction: 0x0119f5f8 │ │ │ │ │ - eoreq lr, r3, #224, 24 @ 0xe000 │ │ │ │ │ - tsteq r9, r0, lsl #12 @ │ │ │ │ │ andle r6, sp, r1, ror #23 │ │ │ │ │ - tsteq r9, r8, lsl #12 @ │ │ │ │ │ + tsteq r9, r0, lsl #12 @ │ │ │ │ │ andle r0, r0, r2, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq lr, r3, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl r6 @ │ │ │ │ │ + tsteq r9, r0, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r8, lsl #17 @ │ │ │ │ │ + @ instruction: 0x0119f7d8 │ │ │ │ │ + tsteq r9, r8, asr #12 @ │ │ │ │ │ + eoreq lr, r3, #64, 26 @ 0x1000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ tsteq r9, r0, lsr r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ │ tsteq r9, r0, asr #12 @ │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsr #12 @ │ │ │ │ │ tsteq r9, r0, asr r6 @ │ │ │ │ │ - eoreq lr, r3, #40, 26 @ 0xa00 │ │ │ │ │ - @ instruction: 0x0119f7d0 │ │ │ │ │ andle r6, ip, r5, asr #24 │ │ │ │ │ + @ instruction: 0x0119f7d0 │ │ │ │ │ + andle r0, r0, r5, lsr #2 │ │ │ │ │ tsteq r9, r0, ror #12 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq ip, r8, r7, r6 │ │ │ │ │ @ instruction: 0x011deb90 │ │ │ │ │ tsteq r9, r8, lsr r5 @ │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ tsteq r9, r8, lsl #13 @ │ │ │ │ │ @@ -2560948,18 +2560720,18 @@ │ │ │ │ │ @ instruction: 0x0119f7b8 │ │ │ │ │ tsteq r9, r0, asr #15 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, asr #15 @ │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r6, r4, r0, asr r6 │ │ │ │ │ - @ instruction: 0x0119f7d8 │ │ │ │ │ - andle r0, r0, r5, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq lr, r3, #88, 26 @ 0x1600 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r8, lsl #17 @ │ │ │ │ │ tsteq r9, r0, lsl #17 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0119f7f0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r0, r0, asr sp │ │ │ │ │ tsteq r9, r0, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2560992,20 +2560764,20 @@ │ │ │ │ │ tsteq r9, r0, asr r8 @ │ │ │ │ │ tsteq r9, r0, ror r8 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq r9, r8, ror r8 @ │ │ │ │ │ sbceq sl, r0, r8, asr #2 │ │ │ │ │ tsteq r9, r0, ror #16 @ │ │ │ │ │ tsteq r9, r0, lsl r8 @ │ │ │ │ │ - adceq r5, lr, r0, ror r6 │ │ │ │ │ + adceq r5, lr, r0, lsr #13 │ │ │ │ │ tsteq sp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0119f890 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsl r9 @ │ │ │ │ │ + tsteq r9, r8, lsl #18 @ │ │ │ │ │ + tsteq r9, r8, ror #17 @ │ │ │ │ │ + eoreq lr, r3, #136, 26 @ 0x2200 │ │ │ │ │ tsteq r9, r0, lsr #17 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r8, lsl #9 │ │ │ │ │ tsteq r9, r8, ror #16 @ │ │ │ │ │ @ instruction: 0x0119f8b0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0119f898 │ │ │ │ │ @@ -2561019,41 +2560791,41 @@ │ │ │ │ │ tsteq r9, r8, lsr #17 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r0, ror #17 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r8, asr #17 @ │ │ │ │ │ sbceq r1, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x0119f8f0 │ │ │ │ │ - eoreq lr, r3, #112, 26 @ 0x1c00 │ │ │ │ │ - tsteq r9, r0, lsl #18 @ │ │ │ │ │ andle r5, sp, r0, lsr r9 │ │ │ │ │ + tsteq r9, r0, lsl #18 @ │ │ │ │ │ + andle r0, r0, r7, lsr #2 │ │ │ │ │ ldrshteq sl, [r0], r8 │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ - tsteq r9, r8, lsl #18 @ │ │ │ │ │ - andle r0, r0, r7, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq lr, r3, #160, 26 @ 0x2800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, lsr #18 @ │ │ │ │ │ + tsteq r9, r0, asr #18 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq r9, r0, ror r9 @ │ │ │ │ │ + tsteq r9, r8, lsr r9 @ │ │ │ │ │ + eoreq lr, r3, #208, 26 @ 0x3400 │ │ │ │ │ tsteq r9, r0, lsr r9 @ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x010ee4b0 │ │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ │ - tsteq r9, r0, asr #18 @ │ │ │ │ │ - eoreq lr, r3, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq r9, r8, asr #18 @ │ │ │ │ │ andle r5, fp, sp, lsl #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq r9, r0, ror r9 @ │ │ │ │ │ tsteq r9, r0, asr r9 @ │ │ │ │ │ mulle r0, r4, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq lr, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq r9, r8, ror #18 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adceq fp, lr, r8, asr r2 │ │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2561061,139 +2560833,139 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119f9b0 │ │ │ │ │ tsteq r9, r8, lsl #19 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ │ @ instruction: 0x0119f998 │ │ │ │ │ - eoreq lr, r3, #0, 28 │ │ │ │ │ + eoreq lr, r3, #24, 28 @ 0x180 │ │ │ │ │ tsteq r9, r0, lsr #19 @ │ │ │ │ │ andle fp, r6, lr, asr #22 │ │ │ │ │ tsteq r9, r8, lsr #19 @ │ │ │ │ │ andle r0, r0, fp, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #24, 28 @ 0x180 │ │ │ │ │ + eoreq lr, r3, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119f9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #19 @ │ │ │ │ │ tsteq r9, r8, asr #19 @ │ │ │ │ │ - eoreq lr, r3, #72, 28 @ 0x480 │ │ │ │ │ + eoreq lr, r3, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x0119f9d0 │ │ │ │ │ andle pc, r0, r8, ror fp @ │ │ │ │ │ @ instruction: 0x0119f9d8 │ │ │ │ │ andle r0, r0, sp, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #96, 28 @ 0x600 │ │ │ │ │ + eoreq lr, r3, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl sl @ │ │ │ │ │ @ instruction: 0x0119f9f8 │ │ │ │ │ - eoreq lr, r3, #144, 28 @ 0x900 │ │ │ │ │ + eoreq lr, r3, #168, 28 @ 0xa80 │ │ │ │ │ tsteq r9, r0, lsl #20 @ │ │ │ │ │ strdle r8, [r4], -r2 │ │ │ │ │ tsteq r9, r0, lsl sl @ │ │ │ │ │ mulle r0, pc, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq lr, r3, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr sl @ │ │ │ │ │ tsteq r9, r0, lsr sl @ │ │ │ │ │ - eoreq lr, r3, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq lr, r3, #240, 28 @ 0xf00 │ │ │ │ │ tsteq r9, r8, lsr sl @ │ │ │ │ │ andle r3, sl, pc, asr #19 │ │ │ │ │ tsteq r9, r0, asr #20 @ │ │ │ │ │ andle r0, r0, r7, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq lr, r3, #8, 30 │ │ │ │ │ tsteq r9, r0, asr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r0, r8, lsr #7 │ │ │ │ │ + ldrsbteq r2, [r0], r8 │ │ │ │ │ tsteq sp, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #21 @ │ │ │ │ │ tsteq r9, r0, ror sl @ │ │ │ │ │ - eoreq lr, r3, #32, 30 @ 0x80 │ │ │ │ │ + eoreq lr, r3, #56, 30 @ 0xe0 │ │ │ │ │ tsteq r9, r8, ror sl @ │ │ │ │ │ andle r3, sl, r3, ror r5 │ │ │ │ │ tsteq r9, r0, lsl #21 @ │ │ │ │ │ mulle r0, lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq lr, r3, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119fa90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #21 @ │ │ │ │ │ tsteq r9, r0, lsr #21 @ │ │ │ │ │ - eoreq lr, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq lr, r3, #128, 30 @ 0x200 │ │ │ │ │ tsteq r9, r8, lsr #21 @ │ │ │ │ │ andle r3, sl, r2, lsl r6 │ │ │ │ │ tsteq r9, r0, asr #21 @ │ │ │ │ │ andle r0, r0, lr, lsl #1 │ │ │ │ │ @ instruction: 0x0119fab8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #128, 30 @ 0x200 │ │ │ │ │ + eoreq lr, r3, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119fad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsr #22 @ │ │ │ │ │ tsteq r9, r0, ror #21 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r3, ip, r0, ror #30 │ │ │ │ │ @ instruction: 0x0119fab0 │ │ │ │ │ @ instruction: 0x0119faf0 │ │ │ │ │ - eoreq lr, r3, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq lr, r3, #200, 30 @ 0x320 │ │ │ │ │ @ instruction: 0x0119faf8 │ │ │ │ │ ldrdle pc, [r5], -r1 │ │ │ │ │ tsteq r9, r8, lsl fp @ │ │ │ │ │ andle r0, r0, lr, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, ror #8 │ │ │ │ │ tsteq r9, r0, lsl fp @ │ │ │ │ │ tsteq r9, r0, lsl #22 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq lr, r3, #200, 30 @ 0x320 │ │ │ │ │ + eoreq lr, r3, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr fp @ │ │ │ │ │ tsteq r9, r0, asr #22 @ │ │ │ │ │ - eoreq pc, r3, #8 │ │ │ │ │ + eoreq pc, r3, #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r9, r8, asr #22 @ │ │ │ │ │ andle pc, r5, ip, lsr #19 │ │ │ │ │ tsteq r9, r0, asr fp @ │ │ │ │ │ andle r0, r0, r7, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #32 │ │ │ │ │ + eoreq pc, r3, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #23 @ │ │ │ │ │ tsteq r9, r0, ror fp @ │ │ │ │ │ - eoreq pc, r3, #80 @ 0x50 │ │ │ │ │ + eoreq pc, r3, #104 @ 0x68 │ │ │ │ │ tsteq r9, r8, ror fp @ │ │ │ │ │ andle fp, r0, r8, lsl #17 │ │ │ │ │ tsteq r9, r0, lsl #23 @ │ │ │ │ │ ldrdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #104 @ 0x68 │ │ │ │ │ + eoreq pc, r3, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119fb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr ip @ │ │ │ │ │ tsteq r9, r0, lsr #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2561205,15 +2560977,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ tsteq r9, r8, asr #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ │ tsteq r9, r8, ror #23 @ │ │ │ │ │ - eoreq pc, r3, #152 @ 0x98 │ │ │ │ │ + eoreq pc, r3, #176 @ 0xb0 │ │ │ │ │ tsteq r9, r0, ror #23 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r4, ip, r8, lsr #5 │ │ │ │ │ @ instruction: 0x0119fbb0 │ │ │ │ │ tsteq r9, r8, asr #24 @ │ │ │ │ │ andle r9, r2, r1, ror lr │ │ │ │ │ @ instruction: 0x0119fbf8 │ │ │ │ │ @@ -2561237,57 +2561009,57 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r2 │ │ │ │ │ tsteq r9, r0, asr ip @ │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #176 @ 0xb0 │ │ │ │ │ + eoreq pc, r3, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #25 @ │ │ │ │ │ tsteq r9, r0, ror ip @ │ │ │ │ │ - eoreq pc, r3, #224 @ 0xe0 │ │ │ │ │ + eoreq pc, r3, #248 @ 0xf8 │ │ │ │ │ tsteq r9, r8, ror ip @ │ │ │ │ │ andle r7, sl, r2, ror #17 │ │ │ │ │ tsteq r9, r0, lsl #25 @ │ │ │ │ │ strhle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #248 @ 0xf8 │ │ │ │ │ + eoreq pc, r3, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119fc90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #25 @ │ │ │ │ │ tsteq r9, r0, lsr #25 @ │ │ │ │ │ - eoreq pc, r3, #40, 2 │ │ │ │ │ + eoreq pc, r3, #64, 2 │ │ │ │ │ @ instruction: 0x0119fcb0 │ │ │ │ │ ldrdle r0, [r7], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ @ instruction: 0x0119fcb8 │ │ │ │ │ andle r0, r0, sl, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #64, 2 │ │ │ │ │ + eoreq pc, r3, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, asr #25 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl #26 @ │ │ │ │ │ @ instruction: 0x0119fcd8 │ │ │ │ │ - eoreq pc, r3, #112, 2 │ │ │ │ │ + eoreq pc, r3, #136, 2 @ 0x22 │ │ │ │ │ tsteq r9, r0, ror #25 @ │ │ │ │ │ strdle lr, [sp], -r4 │ │ │ │ │ @ instruction: 0x0119fcf8 │ │ │ │ │ andle r0, r0, sp, lsr #3 │ │ │ │ │ @ instruction: 0x0119d8b0 │ │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01194cf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #136, 2 @ 0x22 │ │ │ │ │ + eoreq pc, r3, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119fd98 │ │ │ │ │ tsteq r9, r8, lsl sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ │ @@ -2561303,25 +2561075,25 @@ │ │ │ │ │ tsteq r9, r8, asr #26 @ │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ tsteq r9, r0, asr sp @ │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ tsteq r9, r0, ror #26 @ │ │ │ │ │ - eoreq pc, r3, #184, 2 @ 0x2e │ │ │ │ │ + eoreq pc, r3, #208, 2 @ 0x34 │ │ │ │ │ tsteq r9, r8, ror sp @ │ │ │ │ │ andle r2, sp, ip, lsr #10 │ │ │ │ │ tsteq r9, r0, ror sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq sl, [pc, -r0] │ │ │ │ │ tsteq sp, r0, asr #29 │ │ │ │ │ tsteq r9, r0, lsl #27 @ │ │ │ │ │ andle r0, r0, r0, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #208, 2 @ 0x34 │ │ │ │ │ + eoreq pc, r3, #232, 2 @ 0x3a │ │ │ │ │ @ instruction: 0x0119fd90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r0, asr fp @ │ │ │ │ │ @ instruction: 0x011deed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr lr @ │ │ │ │ │ tsteq r9, r8, lsr #27 @ │ │ │ │ │ @@ -2561381,15 +2561153,15 @@ │ │ │ │ │ tsteq r9, r0, ror #28 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq r9, r8, lsl #29 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, ror lr @ │ │ │ │ │ sbceq r3, r3, r8, lsr r7 │ │ │ │ │ @ instruction: 0x0119fe98 │ │ │ │ │ - eoreq pc, r3, #0, 4 │ │ │ │ │ + eoreq pc, r3, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq r9, r8, asr #29 @ │ │ │ │ │ andle ip, sp, r5, asr #17 │ │ │ │ │ tsteq r9, r8, lsr #29 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ tsteq r9, r0, lsr #26 @ │ │ │ │ │ @@ -2561397,71 +2561169,71 @@ │ │ │ │ │ tsteq r9, r0, asr #29 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ @ instruction: 0x0119fed0 │ │ │ │ │ andle r0, r0, lr, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq pc, r3, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsl #30 @ │ │ │ │ │ @ instruction: 0x0119fef0 │ │ │ │ │ - eoreq pc, r3, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq pc, r3, #96, 4 │ │ │ │ │ @ instruction: 0x0119fef8 │ │ │ │ │ andle r3, r2, pc, asr #23 │ │ │ │ │ tsteq r9, r0, lsl #30 @ │ │ │ │ │ mulle r0, pc, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #96, 4 │ │ │ │ │ + eoreq pc, r3, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, lsl pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr pc @ │ │ │ │ │ tsteq r9, r0, lsr #30 @ │ │ │ │ │ - eoreq pc, r3, #144, 4 │ │ │ │ │ + eoreq pc, r3, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq r9, r8, lsr #30 @ │ │ │ │ │ andle r9, sp, r2, lsr #11 │ │ │ │ │ tsteq r9, r0, lsr pc @ │ │ │ │ │ andle r0, r0, ip, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq pc, r3, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, asr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r8, ror #30 @ │ │ │ │ │ tsteq r9, r0, asr pc @ │ │ │ │ │ - eoreq pc, r3, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq pc, r3, #240, 4 │ │ │ │ │ tsteq r9, r8, asr pc @ │ │ │ │ │ andle fp, ip, sl, lsr r7 │ │ │ │ │ tsteq r9, r0, ror #30 @ │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #240, 4 │ │ │ │ │ + eoreq pc, r3, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq r9, r0, ror #31 @ │ │ │ │ │ tsteq r9, r0, lsl #31 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ @ instruction: 0x0119ff90 │ │ │ │ │ - eoreq pc, r3, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq pc, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq r9, r8, lsr #31 @ │ │ │ │ │ strdle r3, [sp], -r9 │ │ │ │ │ tsteq r9, r0, lsr #31 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ │ @ instruction: 0x0119ffb0 │ │ │ │ │ andle r0, r0, lr, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq pc, r3, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq r9, r0, asr #31 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr r9 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq sl, r0, r0, r4 │ │ │ │ │ @ instruction: 0x0119ffd8 │ │ │ │ │ @@ -2561472,28 +2561244,28 @@ │ │ │ │ │ tsteq r9, r8, ror #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a0090 │ │ │ │ │ @ instruction: 0x0119fff8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, lsl #3 │ │ │ │ │ tsteq sp, r0, lsl #31 │ │ │ │ │ - sbcseq r8, r9, r0, lsl #23 │ │ │ │ │ + sbcseq r0, sl, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ - eoreq pc, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq pc, r3, #128, 6 │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ andle r3, r2, r3, ror ip │ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, ror #24 │ │ │ │ │ @ instruction: 0x011def98 │ │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ │ andle r0, r0, lr, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #128, 6 │ │ │ │ │ + eoreq pc, r3, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq sl, r0, asr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r1, [r7], r0 │ │ │ │ │ @ instruction: 0x011defb0 │ │ │ │ │ @ instruction: 0x0119feb0 │ │ │ │ │ sbceq r9, r3, r8, lsl r9 │ │ │ │ │ tsteq sl, r8, rrx │ │ │ │ │ @@ -2561511,119 +2561283,119 @@ │ │ │ │ │ tsteq sl, r8, lsl #1 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a0098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #1 │ │ │ │ │ + tsteq sl, r0, lsl r1 │ │ │ │ │ tsteq sl, r8, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #31 │ │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ │ sbcseq r8, r4, r8, ror r8 │ │ │ │ │ tsteq sl, r0, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r1 │ │ │ │ │ + ldrsheq r0, [sl, -r8] │ │ │ │ │ + eoreq pc, r3, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sl, r0, ror #1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r0, [r3], #160 @ 0xa0 │ │ │ │ │ ldrsheq r0, [sl, -r0] │ │ │ │ │ ldrsbeq r0, [sl, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ tsteq sl, r0, lsl #2 │ │ │ │ │ - eoreq pc, r3, #176, 6 @ 0xc0000002 │ │ │ │ │ - tsteq sl, r8, lsl #2 │ │ │ │ │ andle r0, lr, ip, ror #23 │ │ │ │ │ - tsteq sl, r0, lsl r1 │ │ │ │ │ + tsteq sl, r8, lsl #2 │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq pc, r3, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ │ + tsteq sl, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #2 │ │ │ │ │ + tsteq sl, r0, asr #2 │ │ │ │ │ + tsteq sl, r8, lsr #2 │ │ │ │ │ + eoreq pc, r3, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ │ - eoreq pc, r3, #248, 6 @ 0xe0000003 │ │ │ │ │ - tsteq sl, r8, lsr r1 │ │ │ │ │ @ instruction: 0xd00cefba │ │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ │ + tsteq sl, r8, lsr r1 │ │ │ │ │ andle r0, r0, pc, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq pc, r3, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r1 │ │ │ │ │ + tsteq sl, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #3 │ │ │ │ │ + tsteq sl, r8, ror r1 │ │ │ │ │ + tsteq sl, r0, ror #2 │ │ │ │ │ + eoreq pc, r3, #88, 8 @ 0x58000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ - eoreq pc, r3, #64, 8 @ 0x40000000 │ │ │ │ │ - tsteq sl, r0, ror r1 │ │ │ │ │ andle sp, ip, pc, lsl fp │ │ │ │ │ - tsteq sl, r8, ror r1 │ │ │ │ │ + tsteq sl, r0, ror r1 │ │ │ │ │ andle r0, r0, sp, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq pc, r3, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #3 │ │ │ │ │ + tsteq sl, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #3 │ │ │ │ │ + tsteq sl, r0, ror #3 │ │ │ │ │ + @ instruction: 0x011a0190 │ │ │ │ │ + eoreq pc, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ @ instruction: 0x011a0198 │ │ │ │ │ - eoreq pc, r3, #136, 8 @ 0x88000000 │ │ │ │ │ - tsteq sl, r0, lsr #3 │ │ │ │ │ andle r1, sp, r5, ror #6 │ │ │ │ │ - tsteq sl, r0, ror #3 │ │ │ │ │ + tsteq sl, r0, lsr #3 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #184, 8 @ 0xb8000000 │ │ │ │ │ @ instruction: 0x011a01b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0114ed90 │ │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ │ ldrheq r0, [sl, -r0] │ │ │ │ │ cmpeq r4, r8 │ │ │ │ │ tsteq sl, r8, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011a01d0 │ │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ │ @ instruction: 0x011a01d8 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a01f0 │ │ │ │ │ + tsteq sl, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r2 │ │ │ │ │ + tsteq sl, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x011a01f8 │ │ │ │ │ + eoreq pc, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ - eoreq pc, r3, #208, 8 @ 0xd0000000 │ │ │ │ │ - tsteq sl, r8, lsl #4 │ │ │ │ │ andle fp, sp, lr, lsl r7 │ │ │ │ │ - tsteq sl, r0, lsl r2 │ │ │ │ │ + tsteq sl, r8, lsl #4 │ │ │ │ │ andle r0, r0, r9, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq pc, r3, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #4 │ │ │ │ │ + tsteq sl, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #5 │ │ │ │ │ + @ instruction: 0x011a02d8 │ │ │ │ │ + tsteq sl, r8, lsr #4 │ │ │ │ │ + eoreq pc, r3, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq sl, r0, lsr r2 │ │ │ │ │ - eoreq pc, r3, #24, 10 @ 0x6000000 │ │ │ │ │ - tsteq sl, r8, lsr r2 │ │ │ │ │ mulle sp, fp, sl │ │ │ │ │ - @ instruction: 0x011a02d8 │ │ │ │ │ + tsteq sl, r8, lsr r2 │ │ │ │ │ andle r0, r0, r5, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ umlalseq lr, r4, r0, r6 │ │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r0, [sl, -r0] │ │ │ │ │ @ instruction: 0x011a0290 │ │ │ │ │ @@ -2561654,20 +2561426,20 @@ │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ tsteq sl, r8, asr #5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011a02d0 │ │ │ │ │ smulleq sl, r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a02b8 │ │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #5 │ │ │ │ │ + tsteq sl, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r3 │ │ │ │ │ + tsteq sl, r8, asr #6 │ │ │ │ │ + tsteq sl, r0, lsr r3 │ │ │ │ │ + eoreq pc, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ @ instruction: 0x011a02f8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r4, r1, r0, lsl r8 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011a02f0 │ │ │ │ │ @@ -2561677,27 +2561449,27 @@ │ │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, lsr #6 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, lsl r3 │ │ │ │ │ ldrdeq r0, [r3], #160 @ 0xa0 │ │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ │ - eoreq pc, r3, #96, 10 @ 0x18000000 │ │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ │ ldrdle r3, [r2], -sp │ │ │ │ │ - tsteq sl, r8, asr #6 │ │ │ │ │ + tsteq sl, r0, asr #6 │ │ │ │ │ andle r0, r0, r4, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq pc, r3, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr r3 │ │ │ │ │ + tsteq sl, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #8 │ │ │ │ │ + tsteq sl, r0, lsl #8 │ │ │ │ │ + tsteq sl, r0, ror #6 │ │ │ │ │ + eoreq pc, r3, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x011a03f0 │ │ │ │ │ - eoreq pc, r3, #168, 10 @ 0x2a000000 │ │ │ │ │ + andle r3, r2, r2, ror #28 │ │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsr #3 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ @ instruction: 0x011a01b8 │ │ │ │ │ sbcseq r9, r4, r8, ror r8 │ │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ │ @@ -2561715,258 +2561487,258 @@ │ │ │ │ │ @ instruction: 0x011a03b8 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ tsteq sl, r0, asr #7 │ │ │ │ │ strheq r0, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq sl, r8, asr #7 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011a03d0 │ │ │ │ │ - adcseq ip, pc, r8, ror #8 │ │ │ │ │ + adcseq ip, pc, r0, asr #8 │ │ │ │ │ @ instruction: 0x011a03d8 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ │ sbceq lr, r0, r0, lsr #2 │ │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r4, [lr], r8 │ │ │ │ │ @ instruction: 0x011a03f8 │ │ │ │ │ - andle r3, r2, r2, ror #28 │ │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ │ andle r0, r0, r9, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq pc, r3, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r4 │ │ │ │ │ + tsteq sl, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r4 │ │ │ │ │ + tsteq sl, r0, lsr r4 │ │ │ │ │ + tsteq sl, r8, lsl r4 │ │ │ │ │ + eoreq pc, r3, #8, 12 @ 0x800000 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ - eoreq pc, r3, #240, 10 @ 0x3c000000 │ │ │ │ │ - tsteq sl, r8, lsr #8 │ │ │ │ │ strdle sl, [sp], -r4 │ │ │ │ │ - tsteq sl, r0, lsr r4 │ │ │ │ │ + tsteq sl, r8, lsr #8 │ │ │ │ │ andle r0, r0, ip, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq pc, r3, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #8 │ │ │ │ │ + tsteq sl, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #9 │ │ │ │ │ + tsteq sl, r0, lsl #9 │ │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ │ + eoreq pc, r3, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ - eoreq pc, r3, #56, 12 @ 0x3800000 │ │ │ │ │ + andle r2, lr, r3, lsl #9 │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ - andle r2, lr, r3, lsl #9 │ │ │ │ │ - tsteq sl, r0, lsl #9 │ │ │ │ │ andle r0, r0, r9, ror #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq sl, r8, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0490 │ │ │ │ │ + tsteq sl, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a04b8 │ │ │ │ │ + @ instruction: 0x011a04b0 │ │ │ │ │ + @ instruction: 0x011a0498 │ │ │ │ │ + eoreq pc, r3, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq sl, r0, lsr #9 │ │ │ │ │ - eoreq pc, r3, #128, 12 @ 0x8000000 │ │ │ │ │ - tsteq sl, r8, lsr #9 │ │ │ │ │ andle r8, sp, r8, ror #25 │ │ │ │ │ - @ instruction: 0x011a04b0 │ │ │ │ │ + tsteq sl, r8, lsr #9 │ │ │ │ │ andle r0, r0, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq pc, r3, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #9 │ │ │ │ │ + @ instruction: 0x011a04b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r5 │ │ │ │ │ + tsteq sl, r8, lsl #10 │ │ │ │ │ + tsteq sl, r8, asr #9 │ │ │ │ │ + eoreq pc, r3, #224, 12 @ 0xe000000 │ │ │ │ │ @ instruction: 0x011a04d0 │ │ │ │ │ - eoreq pc, r3, #200, 12 @ 0xc800000 │ │ │ │ │ - @ instruction: 0x011a04d8 │ │ │ │ │ andle r4, sp, r1, lsl #9 │ │ │ │ │ - tsteq sl, r8, lsl #10 │ │ │ │ │ + @ instruction: 0x011a04d8 │ │ │ │ │ andle r0, r0, r6, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr r0 │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ rscseq pc, sl, r0, lsr sl @ │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #10 │ │ │ │ │ + tsteq sl, r0, lsl r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, asr r0 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ │ + tsteq sl, r8, asr #10 │ │ │ │ │ + eoreq pc, r3, #40, 14 @ 0xa00000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsl #10 │ │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ │ - eoreq pc, r3, #16, 14 @ 0x400000 │ │ │ │ │ + andle r0, sp, r8, asr #7 │ │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #1 │ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ │ - andle r0, sp, r8, asr #7 │ │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ │ @ instruction: 0xd00001b3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq pc, r3, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #11 │ │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #11 │ │ │ │ │ + tsteq sl, r0, lsr #11 │ │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ │ + eoreq pc, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ @ instruction: 0x011a0590 │ │ │ │ │ - eoreq pc, r3, #88, 14 @ 0x1600000 │ │ │ │ │ - @ instruction: 0x011a0598 │ │ │ │ │ andle r3, lr, fp, asr #15 │ │ │ │ │ - tsteq sl, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x011a0598 │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq pc, r3, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a05b0 │ │ │ │ │ + tsteq sl, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #11 │ │ │ │ │ + tsteq sl, r0, ror #11 │ │ │ │ │ + @ instruction: 0x011a05b8 │ │ │ │ │ + eoreq pc, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x011a05d0 │ │ │ │ │ - eoreq pc, r3, #160, 14 @ 0x2800000 │ │ │ │ │ + andle r3, r2, ip, asr #29 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x011eb098 │ │ │ │ │ @ instruction: 0x011a05d8 │ │ │ │ │ - andle r3, r2, ip, asr #29 │ │ │ │ │ - tsteq sl, r0, ror #11 │ │ │ │ │ andle r0, r0, r3, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq pc, r3, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a05f0 │ │ │ │ │ + tsteq sl, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r6 │ │ │ │ │ + tsteq sl, r0, lsl r6 │ │ │ │ │ + @ instruction: 0x011a05f8 │ │ │ │ │ + eoreq pc, r3, #0, 16 │ │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ │ - eoreq pc, r3, #232, 14 @ 0x3a00000 │ │ │ │ │ - tsteq sl, r8, lsl #12 │ │ │ │ │ ldrdle ip, [ip], -fp │ │ │ │ │ - tsteq sl, r0, lsl r6 │ │ │ │ │ + tsteq sl, r8, lsl #12 │ │ │ │ │ mulle r0, pc, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #0, 16 │ │ │ │ │ + eoreq pc, r3, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #12 │ │ │ │ │ + tsteq sl, r8, lsl r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsl #13 │ │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r1, r0, ror #24 │ │ │ │ │ + sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 3128 @ 0xc38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0690 │ │ │ │ │ + tsteq sl, r0, asr r6 │ │ │ │ │ + eoreq pc, r3, #72, 16 @ 0x480000 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ - eoreq pc, r3, #48, 16 @ 0x300000 │ │ │ │ │ + ldrdle r9, [ip], -r7 │ │ │ │ │ tsteq sl, r0, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq fp, [lr, -r0] │ │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ │ - ldrdle r9, [ip], -r7 │ │ │ │ │ - tsteq sl, r8, lsl #13 │ │ │ │ │ @ instruction: 0xd00003b7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #96, 16 @ 0x600000 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r6, r5, r0, r0 │ │ │ │ │ tsteq lr, r0, ror #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a06b0 │ │ │ │ │ + @ instruction: 0x011a0690 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a06d0 │ │ │ │ │ tsteq sl, r0, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsr #8 @ │ │ │ │ │ ldrsheq fp, [lr, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a06d8 │ │ │ │ │ + @ instruction: 0x011a06b8 │ │ │ │ │ + eoreq pc, r3, #144, 16 @ 0x900000 │ │ │ │ │ tsteq sl, r0, asr #13 │ │ │ │ │ - eoreq pc, r3, #120, 16 @ 0x780000 │ │ │ │ │ - tsteq sl, r8, asr #13 │ │ │ │ │ ldrdle r6, [ip], -r7 │ │ │ │ │ - @ instruction: 0x011a06d0 │ │ │ │ │ + tsteq sl, r8, asr #13 │ │ │ │ │ andle r0, r0, lr, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #144, 16 @ 0x900000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #13 │ │ │ │ │ + eoreq pc, r3, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #13 │ │ │ │ │ + @ instruction: 0x011a06d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r7 │ │ │ │ │ - @ instruction: 0x011a06f8 │ │ │ │ │ - eoreq pc, r3, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq sl, r0, lsl #14 │ │ │ │ │ + tsteq sl, r8, ror #13 │ │ │ │ │ + eoreq pc, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + @ instruction: 0x011a06f0 │ │ │ │ │ @ instruction: 0xd00d52b3 │ │ │ │ │ - tsteq sl, r8, lsl #14 │ │ │ │ │ + @ instruction: 0x011a06f8 │ │ │ │ │ andle r0, r0, r0, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq pc, r3, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ │ + tsteq sl, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #14 │ │ │ │ │ - tsteq sl, r8, lsr #14 │ │ │ │ │ - eoreq pc, r3, #8, 18 @ 0x20000 │ │ │ │ │ tsteq sl, r0, lsr r7 │ │ │ │ │ + tsteq sl, r8, lsl r7 │ │ │ │ │ + eoreq pc, r3, #32, 18 @ 0x80000 │ │ │ │ │ + tsteq sl, r0, lsr #14 │ │ │ │ │ andle r8, sl, r3, ror #20 │ │ │ │ │ - tsteq sl, r8, lsr r7 │ │ │ │ │ + tsteq sl, r8, lsr #14 │ │ │ │ │ andle r0, r0, r8, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq pc, r3, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #14 │ │ │ │ │ + tsteq sl, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror r7 │ │ │ │ │ - tsteq sl, r8, asr r7 │ │ │ │ │ - eoreq pc, r3, #80, 18 @ 0x140000 │ │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ │ + tsteq sl, r8, asr #14 │ │ │ │ │ + eoreq pc, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + tsteq sl, r0, asr r7 │ │ │ │ │ andle r5, r7, r0, ror r8 │ │ │ │ │ - tsteq sl, r8, ror #14 │ │ │ │ │ + tsteq sl, r8, asr r7 │ │ │ │ │ andle r0, r0, ip, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq pc, r3, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r7 │ │ │ │ │ + tsteq sl, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r8 │ │ │ │ │ - tsteq sl, r8, lsl #15 │ │ │ │ │ - eoreq pc, r3, #152, 18 @ 0x260000 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ │ + eoreq pc, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ + tsteq sl, r0, lsl #15 │ │ │ │ │ andle sp, sp, r1, ror #14 │ │ │ │ │ + tsteq sl, r8, lsl #15 │ │ │ │ │ + andle r0, r0, r9, lsl r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #200, 18 @ 0x320000 │ │ │ │ │ @ instruction: 0x011a0798 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r6, r5, r0, asr #25 │ │ │ │ │ + umlalseq r6, r5, r0, ip │ │ │ │ │ tsteq r9, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #12 │ │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq sl, r8, lsr #15 │ │ │ │ │ smlalbteq ip, r0, r8, r3 │ │ │ │ │ @@ -2561994,20 +2561766,20 @@ │ │ │ │ │ @ instruction: 0x011a07f8 │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sl, r0, lsr #16 │ │ │ │ │ sbceq r9, r0, r8, lsl #10 │ │ │ │ │ tsteq sl, r8, lsl #16 │ │ │ │ │ @ instruction: 0x011a07b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, r9, lsl r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr #19 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ + eoreq pc, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbteq r3, [r1], r0 │ │ │ │ │ tsteq sl, r0, lsl r8 │ │ │ │ │ tsteq sl, r8, asr r8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ │ @@ -2562015,17 +2561787,17 @@ │ │ │ │ │ tsteq sl, r8, ror #16 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r0, asr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ │ - sbceq pc, r1, r0, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a09d8 │ │ │ │ │ + sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ + @ instruction: 0x011a09b8 │ │ │ │ │ + andle r7, sp, lr, lsl #30 │ │ │ │ │ @ instruction: 0x011a0890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr r0 @ │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ @ instruction: 0x011a04f0 │ │ │ │ │ sbceq sl, r0, r0, lsl r7 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ @@ -2562095,37 +2561867,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ │ @ instruction: 0x011a09b0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, asr #19 │ │ │ │ │ - eoreq pc, r3, #224, 18 @ 0x380000 │ │ │ │ │ - tsteq sl, r8, asr #19 │ │ │ │ │ - andle r7, sp, lr, lsl #30 │ │ │ │ │ - @ instruction: 0x011a09d0 │ │ │ │ │ andle r0, r0, fp, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq pc, r3, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #19 │ │ │ │ │ + @ instruction: 0x011a09d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #20 │ │ │ │ │ - @ instruction: 0x011a09f0 │ │ │ │ │ - eoreq pc, r3, #40, 20 @ 0x28000 │ │ │ │ │ @ instruction: 0x011a09f8 │ │ │ │ │ + tsteq sl, r0, ror #19 │ │ │ │ │ + eoreq pc, r3, #64, 20 @ 0x40000 │ │ │ │ │ + tsteq sl, r8, ror #19 │ │ │ │ │ andle r3, r2, r2, lsl #26 │ │ │ │ │ - tsteq sl, r0, lsl #20 │ │ │ │ │ + @ instruction: 0x011a09f0 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq pc, r3, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl sl │ │ │ │ │ + tsteq sl, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0a98 │ │ │ │ │ + tsteq sl, r8, lsl #21 │ │ │ │ │ + tsteq sl, r0, lsl sl │ │ │ │ │ + eoreq pc, r3, #136, 20 @ 0x88000 │ │ │ │ │ + tsteq sl, r8, ror #20 │ │ │ │ │ + andle r7, ip, r4, ror r4 │ │ │ │ │ tsteq sl, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsr #30 │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ @ instruction: 0x011a0898 │ │ │ │ │ ldrsheq fp, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ │ @@ -2562139,53 +2561911,53 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsr #1 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ - eoreq pc, r3, #112, 20 @ 0x70000 │ │ │ │ │ - tsteq sl, r8, lsl #21 │ │ │ │ │ - andle r7, ip, r4, ror r4 │ │ │ │ │ + andle r0, r0, r9, lsr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #2 │ │ │ │ │ - @ instruction: 0x011a0a90 │ │ │ │ │ - andle r0, r0, r9, lsr r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #21 │ │ │ │ │ + @ instruction: 0x011a0a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #21 │ │ │ │ │ - @ instruction: 0x011a0ab0 │ │ │ │ │ - eoreq pc, r3, #184, 20 @ 0xb8000 │ │ │ │ │ @ instruction: 0x011a0ab8 │ │ │ │ │ + tsteq sl, r0, lsr #21 │ │ │ │ │ + eoreq pc, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + tsteq sl, r8, lsr #21 │ │ │ │ │ ldrdle r4, [r2], -r8 │ │ │ │ │ - tsteq sl, r0, asr #21 │ │ │ │ │ + @ instruction: 0x011a0ab0 │ │ │ │ │ andle r0, r0, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq pc, r3, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0ad0 │ │ │ │ │ + tsteq sl, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #25 │ │ │ │ │ - tsteq sl, r0, ror #21 │ │ │ │ │ - eoreq pc, r3, #0, 22 │ │ │ │ │ @ instruction: 0x011a0af8 │ │ │ │ │ + @ instruction: 0x011a0ad0 │ │ │ │ │ + eoreq pc, r3, #24, 22 @ 0x6000 │ │ │ │ │ + @ instruction: 0x011a0ad8 │ │ │ │ │ andle r4, r2, r1, lsr r1 │ │ │ │ │ + tsteq sl, r0, ror #21 │ │ │ │ │ + andle r0, r0, ip, asr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #48, 22 @ 0xc000 │ │ │ │ │ @ instruction: 0x011a0af0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r9, [sp], r8 @ │ │ │ │ │ + adceq r9, sp, r8, ror r3 │ │ │ │ │ tsteq lr, r8, asr r1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #22 │ │ │ │ │ - andle r0, r0, ip, asr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #24, 22 @ 0x6000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr sp │ │ │ │ │ tsteq sl, r0, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, sp, r8, lsr #3 │ │ │ │ │ tsteq lr, r0, lsl #4 │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ sbceq r9, r0, r8, lsl #15 │ │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ │ @@ -2562274,24 +2562046,24 @@ │ │ │ │ │ sbceq r1, r0, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #8 │ │ │ │ │ tsteq sl, r0, lsl #25 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a0c90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #27 │ │ │ │ │ + eoreq pc, r3, #96, 22 @ 0x18000 │ │ │ │ │ + tsteq sl, r8, lsr #25 │ │ │ │ │ + andle r6, sp, r3, ror #8 │ │ │ │ │ tsteq sl, r0, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, asr #31 │ │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ │ - eoreq pc, r3, #72, 22 @ 0x12000 │ │ │ │ │ + andle r0, r0, r2, lsl #3 │ │ │ │ │ @ instruction: 0x011a0cb8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r7, r6, r0, lsr #18 │ │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ │ @@ -2562322,20 +2562094,20 @@ │ │ │ │ │ tsteq sl, r8, lsl sp │ │ │ │ │ tsteq sl, r8, lsr sp │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ │ sbceq r9, r0, r8, lsr #1 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ @ instruction: 0x011a0cd8 │ │ │ │ │ - tsteq sl, r0, asr sp │ │ │ │ │ - andle r6, sp, r3, ror #8 │ │ │ │ │ - tsteq sl, r8, asr sp │ │ │ │ │ - andle r0, r0, r2, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq pc, r3, #120, 22 @ 0x1e000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #27 │ │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r0, ror #3 │ │ │ │ │ tsteq sl, r0, lsr sp │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ │ @@ -2562344,167 +2562116,167 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r0, ror sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011a0d98 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, lsl #27 │ │ │ │ │ sbceq sp, r2, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0dd0 │ │ │ │ │ - @ instruction: 0x011a0db8 │ │ │ │ │ - eoreq pc, r3, #144, 22 @ 0x24000 │ │ │ │ │ - tsteq sl, r0, asr #27 │ │ │ │ │ + eoreq pc, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + @ instruction: 0x011a0db0 │ │ │ │ │ andle r3, fp, lr, ror #17 │ │ │ │ │ - tsteq sl, r8, asr #27 │ │ │ │ │ + @ instruction: 0x011a0db8 │ │ │ │ │ ldrdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq pc, r3, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0dd8 │ │ │ │ │ + tsteq sl, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr lr │ │ │ │ │ + tsteq sl, r8, lsr #28 │ │ │ │ │ + @ instruction: 0x011a0dd8 │ │ │ │ │ + eoreq pc, r3, #240, 22 @ 0x3c000 │ │ │ │ │ + tsteq sl, r8, lsl #28 │ │ │ │ │ + andle ip, r0, r3, asr #13 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ │ tsteq sl, r8, lsl fp │ │ │ │ │ sbcseq lr, r4, r0, lsr r0 │ │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ │ tsteq sl, r0, lsl lr │ │ │ │ │ - eoreq pc, r3, #216, 22 @ 0x36000 │ │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ │ - andle ip, r0, r3, asr #13 │ │ │ │ │ + andle r0, r0, r4, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #8, 24 @ 0x800 │ │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ │ - andle r0, r0, r4, lsl r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #28 │ │ │ │ │ + tsteq sl, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #28 │ │ │ │ │ - tsteq sl, r0, asr lr │ │ │ │ │ - eoreq pc, r3, #32, 24 @ 0x2000 │ │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ │ + tsteq sl, r0, asr #28 │ │ │ │ │ + eoreq pc, r3, #56, 24 @ 0x3800 │ │ │ │ │ + tsteq sl, r8, asr #28 │ │ │ │ │ andle pc, r5, r2, asr sp @ │ │ │ │ │ - tsteq sl, r0, ror #28 │ │ │ │ │ + tsteq sl, r0, asr lr │ │ │ │ │ andle r0, r0, r3, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq pc, r3, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror lr │ │ │ │ │ + tsteq sl, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0eb8 │ │ │ │ │ + tsteq sl, r8, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #29 │ │ │ │ │ + tsteq sl, r8, ror lr │ │ │ │ │ + eoreq pc, r3, #128, 24 @ 0x8000 │ │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ │ - eoreq pc, r3, #104, 24 @ 0x6800 │ │ │ │ │ - @ instruction: 0x011a0e98 │ │ │ │ │ andle r3, sl, r3, lsr fp │ │ │ │ │ + @ instruction: 0x011a0e98 │ │ │ │ │ + andle r0, r0, r5, ror #19 │ │ │ │ │ @ instruction: 0x011a0e90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror r2 │ │ │ │ │ - tsteq sl, r0, lsr #29 │ │ │ │ │ - andle r0, r0, r5, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq pc, r3, #152, 24 @ 0x9800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a0eb8 │ │ │ │ │ @ instruction: 0x011a0eb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ │ @ instruction: 0x011eb290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #29 │ │ │ │ │ + tsteq sl, r0, ror #29 │ │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ │ + eoreq pc, r3, #200, 24 @ 0xc800 │ │ │ │ │ @ instruction: 0x011a0ed0 │ │ │ │ │ - eoreq pc, r3, #176, 24 @ 0xb000 │ │ │ │ │ - @ instruction: 0x011a0ed8 │ │ │ │ │ andle r4, sl, r5, ror r5 │ │ │ │ │ - tsteq sl, r0, ror #29 │ │ │ │ │ + @ instruction: 0x011a0ed8 │ │ │ │ │ andle r0, r0, r6, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq pc, r3, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0ef0 │ │ │ │ │ + tsteq sl, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #30 │ │ │ │ │ + tsteq sl, r0, lsl pc │ │ │ │ │ + @ instruction: 0x011a0ef8 │ │ │ │ │ + eoreq pc, r3, #16, 26 @ 0x400 │ │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ │ - eoreq pc, r3, #248, 24 @ 0xf800 │ │ │ │ │ - tsteq sl, r8, lsl #30 │ │ │ │ │ andle r3, r3, r2, lsr #13 │ │ │ │ │ - tsteq sl, r0, lsl pc │ │ │ │ │ + tsteq sl, r8, lsl #30 │ │ │ │ │ andle r0, r0, r3, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #16, 26 @ 0x400 │ │ │ │ │ + eoreq pc, r3, #40, 26 @ 0xa00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #30 │ │ │ │ │ tsteq sl, r0, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r0, lsl #15 │ │ │ │ │ tsteq lr, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ │ + tsteq sl, r0, ror pc │ │ │ │ │ + tsteq sl, r8, asr #30 │ │ │ │ │ + eoreq pc, r3, #88, 26 @ 0x1600 │ │ │ │ │ tsteq sl, r0, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, asr r4 │ │ │ │ │ tsteq lr, r0, asr #5 │ │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ │ - eoreq pc, r3, #64, 26 @ 0x1000 │ │ │ │ │ - tsteq sl, r8, ror #30 │ │ │ │ │ andle r4, sl, ip, lsr #13 │ │ │ │ │ + tsteq sl, r8, ror #30 │ │ │ │ │ + andle r0, r0, r2, asr r4 │ │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, asr r8 │ │ │ │ │ @ instruction: 0x011eb2f0 │ │ │ │ │ - tsteq sl, r0, ror pc │ │ │ │ │ - andle r0, r0, r2, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq pc, r3, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #31 │ │ │ │ │ + tsteq sl, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #31 │ │ │ │ │ + tsteq sl, r0, lsr #31 │ │ │ │ │ + tsteq sl, r8, lsl #31 │ │ │ │ │ + eoreq pc, r3, #160, 26 @ 0x2800 │ │ │ │ │ @ instruction: 0x011a0f90 │ │ │ │ │ - eoreq pc, r3, #136, 26 @ 0x2200 │ │ │ │ │ - @ instruction: 0x011a0f98 │ │ │ │ │ andle r4, sl, pc, lsl fp │ │ │ │ │ - tsteq sl, r0, lsr #31 │ │ │ │ │ + @ instruction: 0x011a0f98 │ │ │ │ │ andle r0, r0, ip, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq pc, r3, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a0fb0 │ │ │ │ │ + tsteq sl, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x011a1190 │ │ │ │ │ + @ instruction: 0x011a0fb8 │ │ │ │ │ + eoreq pc, r3, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq sl, r0, asr #31 │ │ │ │ │ - eoreq pc, r3, #208, 26 @ 0x3400 │ │ │ │ │ - tsteq sl, r8, lsl #3 │ │ │ │ │ andle r4, sl, r0, lsr #27 │ │ │ │ │ + tsteq sl, r8, lsl #3 │ │ │ │ │ + andle r0, r0, lr, lsr #14 │ │ │ │ │ @ instruction: 0x011a0fd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq sp, r8, r9, r7 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ @ instruction: 0x011a0df0 │ │ │ │ │ strheq r6, [r0], #232 @ 0xe8 │ │ │ │ │ tsteq sl, r8, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011a0ff0 │ │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ @ instruction: 0x011a0ff8 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ - rsceq r8, r0, r0, lsl #23 │ │ │ │ │ + rsceq r0, r1, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ rscseq r5, sl, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ │ @@ -2562594,44 +2562366,44 @@ │ │ │ │ │ @ instruction: 0x010ddb98 │ │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsl #3 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x011a1190 │ │ │ │ │ - andle r0, r0, lr, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq pc, r3, #0, 28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #3 │ │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r8, ip, r8 │ │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a11b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a11b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #3 │ │ │ │ │ - tsteq sl, r8, asr #3 │ │ │ │ │ - eoreq pc, r3, #24, 28 @ 0x180 │ │ │ │ │ @ instruction: 0x011a11d0 │ │ │ │ │ + @ instruction: 0x011a11b8 │ │ │ │ │ + eoreq pc, r3, #48, 28 @ 0x300 │ │ │ │ │ + tsteq sl, r0, asr #3 │ │ │ │ │ andle r5, sl, r3, ror #9 │ │ │ │ │ - @ instruction: 0x011a11d8 │ │ │ │ │ + tsteq sl, r8, asr #3 │ │ │ │ │ andle r0, r0, r2, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #48, 28 @ 0x300 │ │ │ │ │ + eoreq pc, r3, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #3 │ │ │ │ │ + @ instruction: 0x011a11d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a12f8 │ │ │ │ │ - @ instruction: 0x011a11f8 │ │ │ │ │ - eoreq pc, r3, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x011a1298 │ │ │ │ │ + tsteq sl, r8, ror #3 │ │ │ │ │ + eoreq pc, r3, #120, 28 @ 0x780 │ │ │ │ │ + @ instruction: 0x011a11f0 │ │ │ │ │ andle r5, sl, r6, lsr ip │ │ │ │ │ + @ instruction: 0x011a11f8 │ │ │ │ │ + @ instruction: 0xd00001b0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #144, 28 @ 0x900 │ │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r4, sp, r0, ror #28 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #1 │ │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ │ @@ -2562662,16 +2562434,16 @@ │ │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011a1290 │ │ │ │ │ sbceq r4, r0, r8, asr #22 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a12f0 │ │ │ │ │ - @ instruction: 0xd00001b0 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r5, r8, asr r1 │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ @ instruction: 0x011a12b8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, lsl #9 │ │ │ │ │ @@ -2562684,56 +2562456,56 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, ror #5 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011a12d0 │ │ │ │ │ adcseq r9, r9, r0, lsr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #120, 28 @ 0x780 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #6 │ │ │ │ │ - tsteq sl, r0, lsl r3 │ │ │ │ │ - eoreq pc, r3, #168, 28 @ 0xa80 │ │ │ │ │ tsteq sl, r8, lsl r3 │ │ │ │ │ + tsteq sl, r0, lsl #6 │ │ │ │ │ + eoreq pc, r3, #192, 28 @ 0xc00 │ │ │ │ │ + tsteq sl, r8, lsl #6 │ │ │ │ │ andle r3, r3, sl, lsl #14 │ │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ │ + tsteq sl, r0, lsl r3 │ │ │ │ │ strdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq pc, r3, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r3 │ │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1390 │ │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ │ - eoreq pc, r3, #240, 28 @ 0xf00 │ │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ │ + tsteq sl, r0, lsr r3 │ │ │ │ │ + eoreq pc, r3, #8, 30 │ │ │ │ │ + tsteq sl, r8, lsr r3 │ │ │ │ │ @ instruction: 0xd001e2b6 │ │ │ │ │ - tsteq sl, r8, lsl #7 │ │ │ │ │ + tsteq sl, r0, asr #6 │ │ │ │ │ andle r0, r0, fp, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #32, 30 @ 0x80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsl #7 │ │ │ │ │ tsteq sl, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror sl │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ @ instruction: 0x011a0fd8 │ │ │ │ │ cmpeq r2, r8, asr #17 │ │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ tsteq sl, r0, lsl #7 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #8 │ │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ │ + eoreq pc, r3, #80, 30 @ 0x140 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ tsteq sl, r0, ror #6 │ │ │ │ │ strheq r5, [r0, #-112] @ 0xffffff90 │ │ │ │ │ @ instruction: 0x011a13b8 │ │ │ │ │ @@ -2562752,34 +2562524,34 @@ │ │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ │ @ instruction: 0x011a13f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a13f8 │ │ │ │ │ rscseq r9, sl, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #8 │ │ │ │ │ + tsteq sl, r8, lsl #8 │ │ │ │ │ + andle r5, sl, pc, ror #27 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ - eoreq pc, r3, #56, 30 @ 0xe0 │ │ │ │ │ + andle r0, r0, r6, asr #17 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r7, [r5], r8 │ │ │ │ │ tsteq lr, r0, lsl #7 │ │ │ │ │ - tsteq sl, r8, lsr #8 │ │ │ │ │ - andle r5, sl, pc, ror #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq pc, r3, #104, 30 @ 0x1a0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ │ - andle r0, r0, r6, asr #17 │ │ │ │ │ tsteq sl, r8, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011eb398 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a14f8 │ │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ │ + eoreq pc, r3, #152, 30 @ 0x260 │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r2, sl, r8, fp │ │ │ │ │ @ instruction: 0x011eb3b0 │ │ │ │ │ tsteq sl, r8, lsr #7 │ │ │ │ │ sbceq r1, r3, r0, asr #8 │ │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ │ @@ -2562808,116 +2562580,116 @@ │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ @ instruction: 0x011a14d0 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a14d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #10 │ │ │ │ │ - @ instruction: 0x011a14f0 │ │ │ │ │ - eoreq pc, r3, #128, 30 @ 0x200 │ │ │ │ │ - @ instruction: 0x011a14f8 │ │ │ │ │ + tsteq sl, r8, ror #9 │ │ │ │ │ strdle r5, [sl], -r0 │ │ │ │ │ - tsteq sl, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x011a14f0 │ │ │ │ │ andle r0, r0, r5, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #152, 30 @ 0x260 │ │ │ │ │ + eoreq pc, r3, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r5 │ │ │ │ │ + tsteq sl, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r5 │ │ │ │ │ - tsteq sl, r0, lsr #10 │ │ │ │ │ - eoreq pc, r3, #200, 30 @ 0x320 │ │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ │ + tsteq sl, r0, lsl r5 │ │ │ │ │ + eoreq pc, r3, #224, 30 @ 0x380 │ │ │ │ │ + tsteq sl, r8, lsl r5 │ │ │ │ │ andle r6, sl, r2, ror #13 │ │ │ │ │ - tsteq sl, r0, lsr r5 │ │ │ │ │ + tsteq sl, r0, lsr #10 │ │ │ │ │ andle r0, r0, r9, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq pc, r3, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r0, r4, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #11 │ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ │ + eoreq r0, r4, #56 @ 0x38 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1590 │ │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ │ - eoreq r0, r4, #32 │ │ │ │ │ - tsteq sl, r0, lsl #11 │ │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ │ andle sp, r1, sp, asr #23 │ │ │ │ │ - tsteq sl, r8, lsl #11 │ │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ │ andle r0, r0, r7, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #56 @ 0x38 │ │ │ │ │ + eoreq r0, r4, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1598 │ │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #11 │ │ │ │ │ - tsteq sl, r8, lsr #11 │ │ │ │ │ - eoreq r0, r4, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x011a15b0 │ │ │ │ │ + @ instruction: 0x011a1598 │ │ │ │ │ + eoreq r0, r4, #128 @ 0x80 │ │ │ │ │ + tsteq sl, r0, lsr #11 │ │ │ │ │ andle r7, r3, r5, lsr #31 │ │ │ │ │ - @ instruction: 0x011a15b8 │ │ │ │ │ + tsteq sl, r8, lsr #11 │ │ │ │ │ andle r0, r0, lr, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #128 @ 0x80 │ │ │ │ │ + eoreq r0, r4, #152 @ 0x98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a15b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #12 │ │ │ │ │ @ instruction: 0x011a15d8 │ │ │ │ │ + eoreq r0, r4, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011a15d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r6 │ │ │ │ │ + tsteq sl, r0, ror #11 │ │ │ │ │ + andle r6, r7, ip, ror #1 │ │ │ │ │ @ instruction: 0x011a15f8 │ │ │ │ │ - eoreq r0, r4, #176 @ 0xb0 │ │ │ │ │ + ldrdle r0, [r0], -r5 │ │ │ │ │ @ instruction: 0x011a15f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r3, [pc], r0 @ │ │ │ │ │ @ instruction: 0x011eb3f8 │ │ │ │ │ - tsteq sl, r0, lsl #12 │ │ │ │ │ - andle r6, r7, ip, ror #1 │ │ │ │ │ - tsteq sl, r8, lsl #12 │ │ │ │ │ - ldrdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #200 @ 0xc8 │ │ │ │ │ + eoreq r0, r4, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r6 │ │ │ │ │ + tsteq sl, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #12 │ │ │ │ │ - tsteq sl, r8, lsr #12 │ │ │ │ │ - eoreq r0, r4, #248 @ 0xf8 │ │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ │ + tsteq sl, r8, lsl r6 │ │ │ │ │ + eoreq r0, r4, #16, 2 │ │ │ │ │ + tsteq sl, r0, lsr #12 │ │ │ │ │ andle r3, r7, r3, lsr r2 │ │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ │ + tsteq sl, r8, lsr #12 │ │ │ │ │ andle r0, r0, sp, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #16, 2 │ │ │ │ │ + eoreq r0, r4, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #12 │ │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a17b0 │ │ │ │ │ + tsteq sl, r0, ror r6 │ │ │ │ │ + tsteq sl, r8, asr #12 │ │ │ │ │ + eoreq r0, r4, #88, 2 │ │ │ │ │ + tsteq sl, r0, asr r6 │ │ │ │ │ + ldrdle lr, [r1], -r6 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ - eoreq r0, r4, #64, 2 │ │ │ │ │ + andle r0, r0, r0, asr #11 │ │ │ │ │ tsteq sl, r0, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ │ - tsteq sl, r0, ror r6 │ │ │ │ │ - ldrdle lr, [r1], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #112, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #15 │ │ │ │ │ - andle r0, r0, r0, asr #11 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r6, [ip, -r8] │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ @ instruction: 0x011a1698 │ │ │ │ │ @@ -2562986,46 +2562758,46 @@ │ │ │ │ │ sbceq sl, r2, r8, asr sl │ │ │ │ │ @ instruction: 0x011a1798 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsr #15 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r3, fp, r0, asr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a17b8 │ │ │ │ │ + @ instruction: 0x011a17b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #15 │ │ │ │ │ + @ instruction: 0x011a17d8 │ │ │ │ │ + tsteq sl, r0, asr #15 │ │ │ │ │ + eoreq r0, r4, #160, 2 @ 0x28 │ │ │ │ │ tsteq sl, r8, asr #15 │ │ │ │ │ - eoreq r0, r4, #136, 2 @ 0x22 │ │ │ │ │ - @ instruction: 0x011a17d0 │ │ │ │ │ andle lr, r1, r8, lsl #13 │ │ │ │ │ - @ instruction: 0x011a17d8 │ │ │ │ │ + @ instruction: 0x011a17d0 │ │ │ │ │ andle r0, r0, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r0, r4, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #15 │ │ │ │ │ + tsteq sl, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #16 │ │ │ │ │ + tsteq sl, r8, lsl r8 │ │ │ │ │ + @ instruction: 0x011a17f0 │ │ │ │ │ + eoreq r0, r4, #232, 2 @ 0x3a │ │ │ │ │ @ instruction: 0x011a17f8 │ │ │ │ │ - eoreq r0, r4, #208, 2 @ 0x34 │ │ │ │ │ - tsteq sl, r0, lsl #16 │ │ │ │ │ ldrdle ip, [r0], -r8 │ │ │ │ │ - tsteq sl, r8, lsl r8 │ │ │ │ │ + tsteq sl, r0, lsl #16 │ │ │ │ │ andle r0, r0, lr, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #0, 4 │ │ │ │ │ tsteq sl, r0, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, ip, r0, lsl #10 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a18d0 │ │ │ │ │ + tsteq sl, r0, lsr #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr r9 │ │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r4, sp, r8, lsl #17 │ │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr #13 │ │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ │ @@ -2563053,155 +2562825,155 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ │ @ instruction: 0x011a1890 │ │ │ │ │ @ instruction: 0x011a18b0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011a18b8 │ │ │ │ │ - sbceq sl, r0, r0, asr r8 │ │ │ │ │ + sbceq sl, r0, r8, ror r8 │ │ │ │ │ tsteq sl, r0, lsr #17 │ │ │ │ │ tsteq sl, r0, asr r8 │ │ │ │ │ tsteq sl, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r9 │ │ │ │ │ + tsteq sl, r8, lsl r9 │ │ │ │ │ + eoreq r0, r4, #48, 4 │ │ │ │ │ tsteq sl, r0, ror #17 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r4, r1, r0, asr #24 │ │ │ │ │ + adcseq r4, r1, r8, ror #24 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ @ instruction: 0x011a18f0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011a18d8 │ │ │ │ │ tsteq sl, r0, lsr r7 │ │ │ │ │ tsteq sl, r0, lsl #18 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r8, ror #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsl r9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011a18f8 │ │ │ │ │ adcseq r9, r9, r8, asr #17 │ │ │ │ │ tsteq sl, r0, lsr #18 │ │ │ │ │ - eoreq r0, r4, #24, 4 @ 0x80000001 │ │ │ │ │ - tsteq sl, r8, lsr #18 │ │ │ │ │ strdle r6, [sl], -ip │ │ │ │ │ - tsteq sl, r0, lsr r9 │ │ │ │ │ + tsteq sl, r8, lsr #18 │ │ │ │ │ andle r0, r0, r4, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #48, 4 │ │ │ │ │ + eoreq r0, r4, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #18 │ │ │ │ │ + tsteq sl, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #18 │ │ │ │ │ + tsteq sl, r0, ror #18 │ │ │ │ │ + tsteq sl, r8, asr #18 │ │ │ │ │ + eoreq r0, r4, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq sl, r0, asr r9 │ │ │ │ │ - eoreq r0, r4, #96, 4 │ │ │ │ │ - tsteq sl, r8, asr r9 │ │ │ │ │ mulle r1, fp, r9 │ │ │ │ │ - tsteq sl, r0, ror #18 │ │ │ │ │ + tsteq sl, r8, asr r9 │ │ │ │ │ andle r0, r0, r9, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r0, r4, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #19 │ │ │ │ │ + tsteq sl, r8, ror #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #19 │ │ │ │ │ tsteq sl, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #19 │ │ │ │ │ + tsteq sl, r8, lsl #19 │ │ │ │ │ + eoreq r0, r4, #192, 4 │ │ │ │ │ @ instruction: 0x011a1990 │ │ │ │ │ - eoreq r0, r4, #168, 4 @ 0x8000000a │ │ │ │ │ - @ instruction: 0x011a1998 │ │ │ │ │ andle r6, sl, r5, ror sp │ │ │ │ │ - tsteq sl, r0, lsr #19 │ │ │ │ │ + @ instruction: 0x011a1998 │ │ │ │ │ andle r0, r0, r5, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #192, 4 │ │ │ │ │ + eoreq r0, r4, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a19b0 │ │ │ │ │ + tsteq sl, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #20 │ │ │ │ │ + tsteq sl, r8, ror #19 │ │ │ │ │ + @ instruction: 0x011a19b8 │ │ │ │ │ + eoreq r0, r4, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq sl, r0, asr #19 │ │ │ │ │ - eoreq r0, r4, #240, 4 │ │ │ │ │ - tsteq sl, r8, asr #19 │ │ │ │ │ andle ip, r6, r1, ror #22 │ │ │ │ │ - tsteq sl, r8, ror #19 │ │ │ │ │ + tsteq sl, r8, asr #19 │ │ │ │ │ andle r0, r0, r6, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #20 │ │ │ │ │ @ instruction: 0x011a19d8 │ │ │ │ │ ldrsheq pc, [ip, -r8] @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl sl │ │ │ │ │ + tsteq sl, r8, asr sl │ │ │ │ │ tsteq sl, r0, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #20 │ │ │ │ │ + tsteq sl, r0, lsr #20 │ │ │ │ │ + eoreq r0, r4, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ │ - eoreq r0, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + andle ip, r6, r0, ror #25 │ │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r0, ror #7 │ │ │ │ │ tsteq lr, r0, lsr #9 │ │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ │ - andle ip, r6, r0, ror #25 │ │ │ │ │ - tsteq sl, r8, asr sl │ │ │ │ │ andle r0, r0, r1, ror #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r9, [lr], r0 │ │ │ │ │ @ instruction: 0x011eb4b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #20 │ │ │ │ │ + tsteq sl, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #21 │ │ │ │ │ + tsteq sl, r0, ror sl │ │ │ │ │ + eoreq r0, r4, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq sl, r8, ror sl │ │ │ │ │ - eoreq r0, r4, #128, 6 │ │ │ │ │ - tsteq sl, r0, lsl #21 │ │ │ │ │ andle ip, r6, r6, lsl #12 │ │ │ │ │ - @ instruction: 0x011a1a90 │ │ │ │ │ + tsteq sl, r0, lsl #21 │ │ │ │ │ andle r0, r0, r1, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1a98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r0, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #21 │ │ │ │ │ + @ instruction: 0x011a1a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr fp │ │ │ │ │ + @ instruction: 0x011a1ad8 │ │ │ │ │ + tsteq sl, r0, lsr #21 │ │ │ │ │ + eoreq r0, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + @ instruction: 0x011a1ab8 │ │ │ │ │ + andle ip, r6, ip, asr #14 │ │ │ │ │ @ instruction: 0x011a1ab0 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq sl, r0, asr #21 │ │ │ │ │ - eoreq r0, r4, #200, 6 @ 0x20000003 │ │ │ │ │ - @ instruction: 0x011a1ad8 │ │ │ │ │ - andle ip, r6, ip, asr #14 │ │ │ │ │ + strdle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ @ instruction: 0x011a1ad0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r5, r8, lsr #14 │ │ │ │ │ @ instruction: 0x011eb4d0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #21 │ │ │ │ │ - strdle r0, [r0], -r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror fp │ │ │ │ │ @ instruction: 0x011a1af0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr #16 │ │ │ │ │ tsteq lr, r8, ror #9 │ │ │ │ │ tsteq sl, r8, lsl #13 │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ │ @@ -2563222,72 +2562994,72 @@ │ │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ sbceq r8, r3, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r8, r3, r8, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1bb0 │ │ │ │ │ - tsteq sl, r0, ror fp │ │ │ │ │ - eoreq r0, r4, #16, 8 @ 0x10000000 │ │ │ │ │ - tsteq sl, r8, ror fp │ │ │ │ │ + eoreq r0, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq sl, r8, ror #22 │ │ │ │ │ andle r6, sl, fp, lsl #29 │ │ │ │ │ - @ instruction: 0x011a1b90 │ │ │ │ │ + tsteq sl, r0, ror fp │ │ │ │ │ andle r0, r0, pc, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a1b90 │ │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror #23 │ │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #18 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #23 │ │ │ │ │ + eoreq r0, r4, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq sl, r0, lsr #23 │ │ │ │ │ tsteq ip, r8, lsr r9 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1bf0 │ │ │ │ │ - @ instruction: 0x011a1bd8 │ │ │ │ │ - eoreq r0, r4, #88, 8 @ 0x58000000 │ │ │ │ │ - tsteq sl, r0, ror #23 │ │ │ │ │ + @ instruction: 0x011a1bd0 │ │ │ │ │ andle r3, r3, ip, lsl #16 │ │ │ │ │ - tsteq sl, r8, ror #23 │ │ │ │ │ + @ instruction: 0x011a1bd8 │ │ │ │ │ andle r0, r0, r5, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r0, r4, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1bf8 │ │ │ │ │ + tsteq sl, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #24 │ │ │ │ │ - tsteq sl, r8, lsl #24 │ │ │ │ │ - eoreq r0, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ │ + @ instruction: 0x011a1bf8 │ │ │ │ │ + eoreq r0, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq sl, r0, lsl #24 │ │ │ │ │ andle r6, sl, r7, ror #30 │ │ │ │ │ - tsteq sl, r8, lsl ip │ │ │ │ │ + tsteq sl, r8, lsl #24 │ │ │ │ │ andle r0, r0, pc, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r0, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #24 │ │ │ │ │ + tsteq sl, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1cb8 │ │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ │ - eoreq r0, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq sl, r8, lsr #25 │ │ │ │ │ + tsteq sl, r8, lsr #24 │ │ │ │ │ + eoreq r0, r4, #0, 10 │ │ │ │ │ + tsteq sl, r0, lsr ip │ │ │ │ │ andle r6, sl, r8, ror #30 │ │ │ │ │ + tsteq sl, r8, lsr ip │ │ │ │ │ + andle r0, r0, lr, lsl #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq sl, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ @ instruction: 0x011a1af8 │ │ │ │ │ sbcseq lr, r4, r8, lsl r4 │ │ │ │ │ tsteq sl, r0, ror ip │ │ │ │ │ @@ -2563306,62 +2563078,62 @@ │ │ │ │ │ ldrsbeq ip, [r4], #0 │ │ │ │ │ @ instruction: 0x011a1c98 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsr #25 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r3, r8, lsl #30 │ │ │ │ │ - @ instruction: 0x011a1cb0 │ │ │ │ │ - andle r0, r0, lr, lsl #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #25 │ │ │ │ │ + @ instruction: 0x011a1cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1cf8 │ │ │ │ │ - @ instruction: 0x011a1cd0 │ │ │ │ │ - eoreq r0, r4, #48, 10 @ 0xc000000 │ │ │ │ │ @ instruction: 0x011a1cd8 │ │ │ │ │ + tsteq sl, r0, asr #25 │ │ │ │ │ + eoreq r0, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + tsteq sl, r8, asr #25 │ │ │ │ │ andle r7, sl, fp, lsl r8 │ │ │ │ │ - @ instruction: 0x011a1cf0 │ │ │ │ │ + @ instruction: 0x011a1cd0 │ │ │ │ │ strhle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a1cf0 │ │ │ │ │ tsteq sl, r8, ror #25 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #72, 10 @ 0x12000000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr sp │ │ │ │ │ - tsteq sl, r0, lsl sp │ │ │ │ │ - eoreq r0, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq sl, r8, lsr sp │ │ │ │ │ + tsteq sl, r0, lsl #26 │ │ │ │ │ + eoreq r0, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + tsteq sl, r8, lsl #26 │ │ │ │ │ andle r7, sl, pc, lsr #19 │ │ │ │ │ + tsteq sl, r0, lsl sp │ │ │ │ │ + andle r0, r0, lr, lsr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq sl, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ smlatbeq pc, r8, fp, lr @ │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ │ - andle r0, r0, lr, lsr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #29 │ │ │ │ │ tsteq sl, r0, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, ror #15 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1eb8 │ │ │ │ │ + eoreq r0, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + @ instruction: 0x011a1e98 │ │ │ │ │ + andle r8, sl, r6, lsr #32 │ │ │ │ │ tsteq sl, r0, ror sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r2, r0, lsl #25 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ tsteq sl, r0, asr ip │ │ │ │ │ sbceq sl, r0, r0, ror #14 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ @@ -2563431,51 +2563203,51 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, ror #28 │ │ │ │ │ @ instruction: 0x011a1e90 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsr #29 │ │ │ │ │ - eoreq r0, r4, #192, 10 @ 0x30000000 │ │ │ │ │ - tsteq sl, r8, lsr #29 │ │ │ │ │ - andle r8, sl, r6, lsr #32 │ │ │ │ │ - @ instruction: 0x011a1eb0 │ │ │ │ │ andle r0, r0, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r0, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011a1eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #29 │ │ │ │ │ - @ instruction: 0x011a1ed0 │ │ │ │ │ - eoreq r0, r4, #8, 12 @ 0x800000 │ │ │ │ │ @ instruction: 0x011a1ed8 │ │ │ │ │ + tsteq sl, r0, asr #29 │ │ │ │ │ + eoreq r0, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ │ andle r8, sl, r7, lsr #32 │ │ │ │ │ - tsteq sl, r0, ror #29 │ │ │ │ │ + @ instruction: 0x011a1ed0 │ │ │ │ │ mulle r0, pc, r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r0, r4, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a1ef0 │ │ │ │ │ + tsteq sl, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror r0 │ │ │ │ │ + tsteq sl, r0, asr #32 │ │ │ │ │ + @ instruction: 0x011a1ef0 │ │ │ │ │ + eoreq r0, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq sl, r0, lsr r0 │ │ │ │ │ + andle r8, sl, r1, asr r0 │ │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, pc, r8, asr r9 @ │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ sbceq r4, r0, r8, lsl lr │ │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, lsr #30 │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, lsr pc │ │ │ │ │ - sbceq r0, r2, r0, ror #14 │ │ │ │ │ + sbceq r0, r2, r8, lsl #15 │ │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r0, asr #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, asr #30 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sl, r8, asr pc │ │ │ │ │ @@ -2564542,78 +2564314,78 @@ │ │ │ │ │ sbcseq fp, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq lr, r8, asr #23 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ - sbcseq r8, r6, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r5, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r0, ror #14 │ │ │ │ │ + sbceq r0, r2, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r4], #72 @ 0x48 │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ │ - eoreq r0, r4, #80, 12 @ 0x5000000 │ │ │ │ │ - tsteq sl, r0, asr #32 │ │ │ │ │ - andle r8, sl, r1, asr r0 │ │ │ │ │ - tsteq sl, r8, rrx │ │ │ │ │ andle r0, r0, r5, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, rrx │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r8, lsl #10 │ │ │ │ │ tsteq sl, r8, asr r0 │ │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ │ tsteq sl, r0, rrx │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #104, 12 @ 0x6800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #1 │ │ │ │ │ - tsteq sl, r8, lsl #1 │ │ │ │ │ - eoreq r0, r4, #152, 12 @ 0x9800000 │ │ │ │ │ @ instruction: 0x011a3090 │ │ │ │ │ + tsteq sl, r8, ror r0 │ │ │ │ │ + eoreq r0, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + tsteq sl, r0, lsl #1 │ │ │ │ │ andle r8, sl, r3, ror #7 │ │ │ │ │ - @ instruction: 0x011a3098 │ │ │ │ │ + tsteq sl, r8, lsl #1 │ │ │ │ │ andle r0, r0, lr, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r0, r4, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x011a3098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r3, [sl, -r0] │ │ │ │ │ + tsteq sl, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr #1 │ │ │ │ │ + ldrheq r3, [sl, -r0] │ │ │ │ │ + eoreq r0, r4, #248, 12 @ 0xf800000 │ │ │ │ │ ldrheq r3, [sl, -r8] │ │ │ │ │ - eoreq r0, r4, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq sl, r0, asr #1 │ │ │ │ │ andle r8, sl, r6, lsl #20 │ │ │ │ │ - tsteq sl, r8, asr #1 │ │ │ │ │ + tsteq sl, r0, asr #1 │ │ │ │ │ mulle r0, lr, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r0, r4, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r3, [sl, -r8] │ │ │ │ │ + ldrsbeq r3, [sl, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #4 │ │ │ │ │ + ldrsheq r3, [sl, -r8] │ │ │ │ │ + tsteq sl, r0, ror #1 │ │ │ │ │ + eoreq r0, r4, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ │ - eoreq r0, r4, #40, 14 @ 0xa00000 │ │ │ │ │ - ldrsheq r3, [sl, -r0] │ │ │ │ │ andle r8, sl, r1, asr #29 │ │ │ │ │ - ldrsheq r3, [sl, -r8] │ │ │ │ │ + ldrsheq r3, [sl, -r0] │ │ │ │ │ andle r0, r0, r6, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r0, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror #4 │ │ │ │ │ tsteq sl, r8, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl r6 │ │ │ │ │ @ instruction: 0x011eb590 │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ cmpeq r6, r0, asr #3 @ │ │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ │ @@ -2564695,35 +2564467,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, asr #3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3290 │ │ │ │ │ + tsteq sl, r8, lsl #5 │ │ │ │ │ + tsteq sl, r0, ror r2 │ │ │ │ │ + eoreq r0, r4, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ - eoreq r0, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ - tsteq sl, r0, lsl #5 │ │ │ │ │ andle r3, r3, r2, lsr r9 │ │ │ │ │ - tsteq sl, r8, lsl #5 │ │ │ │ │ + tsteq sl, r0, lsl #5 │ │ │ │ │ andle r0, r0, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r0, r4, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3298 │ │ │ │ │ + @ instruction: 0x011a3290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #7 │ │ │ │ │ + tsteq sl, r0, asr r3 │ │ │ │ │ + tsteq sl, r0, lsr #5 │ │ │ │ │ + eoreq r0, r4, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ - eoreq r0, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ - @ instruction: 0x011a32b0 │ │ │ │ │ andle r9, sl, r0 │ │ │ │ │ - tsteq sl, r0, asr r3 │ │ │ │ │ + @ instruction: 0x011a32b0 │ │ │ │ │ andle r0, r0, r5, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq sp, pc, r0, asr ip @ │ │ │ │ │ @ instruction: 0x0119cfb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #2 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ @@ -2564754,16 +2564526,16 @@ │ │ │ │ │ tsteq sl, r0, lsr #6 │ │ │ │ │ tsteq sl, r0, asr #6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ │ sbceq r5, r0, r8, lsl #10 │ │ │ │ │ tsteq sl, r0, lsr r3 │ │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #7 │ │ │ │ │ tsteq sl, r0, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, asr #2 │ │ │ │ │ tsteq lr, r8, lsr #11 │ │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, lsr #31 │ │ │ │ │ @@ -2564777,163 +2564549,163 @@ │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ │ ldrshteq sp, [pc], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a33b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a33d8 │ │ │ │ │ + @ instruction: 0x011a33d0 │ │ │ │ │ + @ instruction: 0x011a33b8 │ │ │ │ │ + eoreq r0, r4, #24, 16 @ 0x180000 │ │ │ │ │ tsteq sl, r0, asr #7 │ │ │ │ │ - eoreq r0, r4, #0, 16 │ │ │ │ │ - tsteq sl, r8, asr #7 │ │ │ │ │ andle pc, r0, sl, asr #29 │ │ │ │ │ - @ instruction: 0x011a33d0 │ │ │ │ │ + tsteq sl, r8, asr #7 │ │ │ │ │ andle r0, r0, sp, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r0, r4, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #7 │ │ │ │ │ + @ instruction: 0x011a33d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #8 │ │ │ │ │ + tsteq sl, r0, lsl #8 │ │ │ │ │ + tsteq sl, r8, ror #7 │ │ │ │ │ + eoreq r0, r4, #96, 16 @ 0x600000 │ │ │ │ │ @ instruction: 0x011a33f0 │ │ │ │ │ - eoreq r0, r4, #72, 16 @ 0x480000 │ │ │ │ │ - @ instruction: 0x011a33f8 │ │ │ │ │ strdle r5, [r5], -r0 │ │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011a33f8 │ │ │ │ │ andle r0, r0, r2, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r0, r4, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r4 │ │ │ │ │ + tsteq sl, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r4 │ │ │ │ │ + tsteq sl, r0, lsr r4 │ │ │ │ │ + tsteq sl, r8, lsl r4 │ │ │ │ │ + eoreq r0, r4, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ - eoreq r0, r4, #144, 16 @ 0x900000 │ │ │ │ │ - tsteq sl, r8, lsr #8 │ │ │ │ │ andle r7, r5, r2, lsr r2 │ │ │ │ │ - tsteq sl, r0, lsr r4 │ │ │ │ │ + tsteq sl, r8, lsr #8 │ │ │ │ │ ldrdle r0, [r0], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r0, r4, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #8 │ │ │ │ │ + tsteq sl, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r4 │ │ │ │ │ + tsteq sl, r0, ror r4 │ │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ │ + eoreq r0, r4, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ │ - eoreq r0, r4, #216, 16 @ 0xd80000 │ │ │ │ │ - tsteq sl, r8, ror #8 │ │ │ │ │ andle r7, r5, pc, lsl r4 │ │ │ │ │ + tsteq sl, r8, ror #8 │ │ │ │ │ + andle r0, r0, ip, asr r2 │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ │ tsteq lr, r0, asr #11 │ │ │ │ │ - tsteq sl, r0, ror r4 │ │ │ │ │ - andle r0, r0, ip, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r0, r4, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #9 │ │ │ │ │ + tsteq sl, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #9 │ │ │ │ │ + tsteq sl, r0, lsr #9 │ │ │ │ │ + tsteq sl, r8, lsl #9 │ │ │ │ │ + eoreq r0, r4, #56, 18 @ 0xe0000 │ │ │ │ │ @ instruction: 0x011a3490 │ │ │ │ │ - eoreq r0, r4, #32, 18 @ 0x80000 │ │ │ │ │ - @ instruction: 0x011a3498 │ │ │ │ │ andle r7, r5, sl, lsl #1 │ │ │ │ │ - tsteq sl, r0, lsr #9 │ │ │ │ │ + @ instruction: 0x011a3498 │ │ │ │ │ mulle r0, pc, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r0, r4, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a34b0 │ │ │ │ │ + tsteq sl, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a34d8 │ │ │ │ │ + @ instruction: 0x011a34d0 │ │ │ │ │ + @ instruction: 0x011a34b8 │ │ │ │ │ + eoreq r0, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq sl, r0, asr #9 │ │ │ │ │ - eoreq r0, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ - tsteq sl, r8, asr #9 │ │ │ │ │ andle r5, r5, pc, ror r9 │ │ │ │ │ - @ instruction: 0x011a34d0 │ │ │ │ │ + tsteq sl, r8, asr #9 │ │ │ │ │ andle r0, r0, lr, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r0, r4, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #9 │ │ │ │ │ + @ instruction: 0x011a34d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #10 │ │ │ │ │ + tsteq sl, r0, lsl #10 │ │ │ │ │ + tsteq sl, r8, ror #9 │ │ │ │ │ + eoreq r0, r4, #200, 18 @ 0x320000 │ │ │ │ │ @ instruction: 0x011a34f0 │ │ │ │ │ - eoreq r0, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ - @ instruction: 0x011a34f8 │ │ │ │ │ andle r6, r5, fp, ror r1 │ │ │ │ │ - tsteq sl, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x011a34f8 │ │ │ │ │ mulle r0, r3, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r0, r4, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r5 │ │ │ │ │ + tsteq sl, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ │ + tsteq sl, r8, lsr #10 │ │ │ │ │ + eoreq r0, r4, #16, 20 @ 0x10000 │ │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011eb5d8 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ - eoreq r0, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ │ andle r4, r5, sp, lsr #30 │ │ │ │ │ + tsteq sl, r8, ror #10 │ │ │ │ │ + andle r0, r0, r6, ror r6 │ │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r8, lsl r2 @ │ │ │ │ │ @ instruction: 0x011eb5f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r0, r8, lsr #31 │ │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ │ - andle r0, r0, r6, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r0, r4, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #11 │ │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #11 │ │ │ │ │ + tsteq sl, r0, lsr #11 │ │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ │ + eoreq r0, r4, #88, 20 @ 0x58000 │ │ │ │ │ @ instruction: 0x011a3590 │ │ │ │ │ - eoreq r0, r4, #64, 20 @ 0x40000 │ │ │ │ │ - @ instruction: 0x011a3598 │ │ │ │ │ @ instruction: 0xd0055db6 │ │ │ │ │ - tsteq sl, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x011a3598 │ │ │ │ │ andle r0, r0, r8, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r0, r4, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a35b0 │ │ │ │ │ + tsteq sl, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a36d8 │ │ │ │ │ + @ instruction: 0x011a35f8 │ │ │ │ │ + @ instruction: 0x011a35b8 │ │ │ │ │ + eoreq r0, r4, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ │ - eoreq r0, r4, #136, 20 @ 0x88000 │ │ │ │ │ - @ instruction: 0x011a35f0 │ │ │ │ │ andle r0, r0, r3, lsl #26 │ │ │ │ │ + @ instruction: 0x011a35f0 │ │ │ │ │ + andle r0, r0, fp, asr r0 │ │ │ │ │ @ instruction: 0x011a35d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ tsteq sl, r0, lsl r1 │ │ │ │ │ tsteq r3, r8, asr #2 │ │ │ │ │ tsteq sl, r8, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ - @ instruction: 0x011a35f8 │ │ │ │ │ - andle r0, r0, fp, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r0, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a36d8 │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, sp, r0, lsl r4 │ │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ │ @ instruction: 0x011a35d8 │ │ │ │ │ sbceq r2, r1, r0, lsl r2 │ │ │ │ │ tsteq sl, r0, lsr #12 │ │ │ │ │ @@ -2564981,69 +2564753,69 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011a36d0 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #14 │ │ │ │ │ + tsteq sl, r0, lsl #14 │ │ │ │ │ + tsteq sl, r8, ror #13 │ │ │ │ │ + eoreq r0, r4, #232, 20 @ 0xe8000 │ │ │ │ │ @ instruction: 0x011a36f0 │ │ │ │ │ - eoreq r0, r4, #208, 20 @ 0xd0000 │ │ │ │ │ - @ instruction: 0x011a36f8 │ │ │ │ │ andle r7, r8, fp, lsr fp │ │ │ │ │ - tsteq sl, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x011a36f8 │ │ │ │ │ andle r0, r0, pc, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r0, r4, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r7 │ │ │ │ │ + tsteq sl, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #14 │ │ │ │ │ + tsteq sl, r0, lsr r7 │ │ │ │ │ + tsteq sl, r8, lsl r7 │ │ │ │ │ + eoreq r0, r4, #48, 22 @ 0xc000 │ │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ │ - eoreq r0, r4, #24, 22 @ 0x6000 │ │ │ │ │ - tsteq sl, r8, lsr #14 │ │ │ │ │ andle r7, r8, r3, asr #29 │ │ │ │ │ - tsteq sl, r0, lsr r7 │ │ │ │ │ + tsteq sl, r8, lsr #14 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r0, r4, #72, 22 @ 0x12000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr #14 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r8, r0, lsr #23 │ │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #15 │ │ │ │ │ + tsteq sl, r0, lsl #15 │ │ │ │ │ + tsteq sl, r8, ror #14 │ │ │ │ │ + eoreq r0, r4, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, lsr #24 │ │ │ │ │ + ldrshteq r7, [r5], r8 │ │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ │ - eoreq r0, r4, #96, 22 @ 0x18000 │ │ │ │ │ - tsteq sl, r8, ror r7 │ │ │ │ │ andle r7, r8, r2, lsr #31 │ │ │ │ │ - tsteq sl, r0, lsl #15 │ │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r0, r4, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3790 │ │ │ │ │ + tsteq sl, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r8 │ │ │ │ │ + @ instruction: 0x011a37b0 │ │ │ │ │ + @ instruction: 0x011a3798 │ │ │ │ │ + eoreq r0, r4, #192, 22 @ 0x30000 │ │ │ │ │ tsteq sl, r0, lsr #15 │ │ │ │ │ - eoreq r0, r4, #168, 22 @ 0x2a000 │ │ │ │ │ - tsteq sl, r8, lsr #15 │ │ │ │ │ andle r0, r1, r4, lsl #2 │ │ │ │ │ - @ instruction: 0x011a37b0 │ │ │ │ │ + tsteq sl, r8, lsr #15 │ │ │ │ │ andle r0, r0, r1, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r0, r4, #216, 22 @ 0x36000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr r8 │ │ │ │ │ tsteq sl, r0, asr #15 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq r8, lr, r0, lsl #8 │ │ │ │ │ tsteq r9, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ │ tsteq sl, r8, lsl #16 │ │ │ │ │ @@ -2565075,17 +2564847,17 @@ │ │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ │ sbceq r4, r0, r8, lsr #31 │ │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #18 │ │ │ │ │ + tsteq sl, r8, ror #17 │ │ │ │ │ + @ instruction: 0x011a38b0 │ │ │ │ │ + eoreq r0, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, ror #18 │ │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ @@ -2565099,65 +2564871,65 @@ │ │ │ │ │ tsteq sl, r0, lsr #17 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, lsl #17 │ │ │ │ │ umlalseq sl, sp, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ @ instruction: 0x011a38b8 │ │ │ │ │ - eoreq r0, r4, #240, 22 @ 0x3c000 │ │ │ │ │ - tsteq sl, r0, ror #17 │ │ │ │ │ andle r6, r7, lr, asr #3 │ │ │ │ │ + tsteq sl, r0, ror #17 │ │ │ │ │ + andle r0, r0, r5, lsl #2 │ │ │ │ │ @ instruction: 0x011a38d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011a38d0 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #13 │ │ │ │ │ - tsteq sl, r8, ror #17 │ │ │ │ │ - andle r0, r0, r5, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r0, r4, #32, 24 @ 0x2000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #18 │ │ │ │ │ @ instruction: 0x011a38f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror r8 │ │ │ │ │ @ instruction: 0x011eb698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r9 │ │ │ │ │ tsteq sl, r8, lsl r9 │ │ │ │ │ - eoreq r0, r4, #56, 24 @ 0x3800 │ │ │ │ │ + tsteq sl, r0, lsl r9 │ │ │ │ │ + eoreq r0, r4, #80, 24 @ 0x5000 │ │ │ │ │ tsteq sl, r0, lsr #18 │ │ │ │ │ andle pc, lr, ip, ror #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr r9 │ │ │ │ │ tsteq sl, r8, lsr #18 │ │ │ │ │ andle r0, r0, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r0, r4, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r9 │ │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ │ - eoreq r0, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r0, r4, #152, 24 @ 0x9800 │ │ │ │ │ tsteq sl, r0, asr r9 │ │ │ │ │ strdle r7, [r9], -sl │ │ │ │ │ tsteq sl, r8, asr r9 │ │ │ │ │ andle r0, r0, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r0, r4, #176, 24 @ 0xb000 │ │ │ │ │ tsteq sl, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011eb6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #20 │ │ │ │ │ + tsteq sl, r8, ror sl │ │ │ │ │ tsteq sl, r8, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsl #30 │ │ │ │ │ tsteq lr, r8, asr #13 │ │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ │ sbceq r8, r1, r0, ror #29 │ │ │ │ │ tsteq sl, r0, lsr #19 │ │ │ │ │ @@ -2565196,274 +2564968,274 @@ │ │ │ │ │ tsteq sl, r0, lsr #20 │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ + tsteq sl, r0, asr #20 │ │ │ │ │ + eoreq r0, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ │ - eoreq r0, r4, #200, 24 @ 0xc800 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #21 │ │ │ │ │ + andle r7, lr, r5, lsr r0 │ │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #13 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ - andle r7, lr, r5, lsr r0 │ │ │ │ │ - tsteq sl, r8, ror sl │ │ │ │ │ mulle r0, lr, r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsr #16 │ │ │ │ │ @ instruction: 0x011eb6f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3a98 │ │ │ │ │ + tsteq sl, r0, lsl #21 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr #21 │ │ │ │ │ @ instruction: 0x011a3a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011f4e90 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3ad0 │ │ │ │ │ + tsteq sl, r0, lsr #21 │ │ │ │ │ + eoreq r0, r4, #40, 26 @ 0xa00 │ │ │ │ │ @ instruction: 0x011a3ab8 │ │ │ │ │ - eoreq r0, r4, #16, 26 @ 0x400 │ │ │ │ │ + andle r6, r6, r2, asr #17 │ │ │ │ │ @ instruction: 0x011a3ab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, sl, r0, asr #16 │ │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ │ tsteq sl, r0, asr #21 │ │ │ │ │ - andle r6, r6, r2, asr #17 │ │ │ │ │ - tsteq sl, r8, asr #21 │ │ │ │ │ andle r0, r0, pc, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r0, r4, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3ad8 │ │ │ │ │ + @ instruction: 0x011a3ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x011a3af8 │ │ │ │ │ + tsteq sl, r0, ror #21 │ │ │ │ │ + eoreq r0, r4, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ - eoreq r0, r4, #88, 26 @ 0x1600 │ │ │ │ │ - @ instruction: 0x011a3af0 │ │ │ │ │ andle r7, lr, r8, ror #1 │ │ │ │ │ - @ instruction: 0x011a3af8 │ │ │ │ │ + @ instruction: 0x011a3af0 │ │ │ │ │ andle r0, r0, r6, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r0, r4, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #22 │ │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #22 │ │ │ │ │ + tsteq sl, r8, lsr fp │ │ │ │ │ + tsteq sl, r0, lsl fp │ │ │ │ │ + eoreq r0, r4, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ │ - eoreq r0, r4, #160, 26 @ 0x2800 │ │ │ │ │ + andle r2, r3, r1, lsr #10 │ │ │ │ │ tsteq sl, r0, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ │ tsteq sl, r0, lsr fp │ │ │ │ │ - andle r2, r3, r1, lsr #10 │ │ │ │ │ - tsteq sl, r8, lsr fp │ │ │ │ │ andle r0, r0, r1, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r0, r4, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #22 │ │ │ │ │ + tsteq sl, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror fp │ │ │ │ │ + tsteq sl, r8, ror #22 │ │ │ │ │ + tsteq sl, r0, asr fp │ │ │ │ │ + eoreq r0, r4, #0, 28 │ │ │ │ │ tsteq sl, r8, asr fp │ │ │ │ │ - eoreq r0, r4, #232, 26 @ 0x3a00 │ │ │ │ │ - tsteq sl, r0, ror #22 │ │ │ │ │ andsle r3, r0, r7, lsl r7 │ │ │ │ │ - tsteq sl, r8, ror #22 │ │ │ │ │ + tsteq sl, r0, ror #22 │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #0, 28 │ │ │ │ │ + eoreq r0, r4, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror fp │ │ │ │ │ + tsteq sl, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3bf0 │ │ │ │ │ + tsteq sl, r8, ror #23 │ │ │ │ │ + tsteq sl, r0, lsl #23 │ │ │ │ │ + eoreq r0, r4, #72, 28 @ 0x480 │ │ │ │ │ @ instruction: 0x011a3bb0 │ │ │ │ │ - eoreq r0, r4, #48, 28 @ 0x300 │ │ │ │ │ + andle r6, r6, sl, lsl #22 │ │ │ │ │ @ instruction: 0x011a3b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ @ instruction: 0x011a3990 │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ @ instruction: 0x011a3bb8 │ │ │ │ │ - andle r6, r6, sl, lsl #22 │ │ │ │ │ - tsteq sl, r8, ror #23 │ │ │ │ │ andle r0, r0, r8, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #96, 28 @ 0x600 │ │ │ │ │ tsteq sl, r8, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ @ instruction: 0x011a3b98 │ │ │ │ │ sbcseq r8, r4, r8, ror #18 │ │ │ │ │ tsteq sl, r0, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl ip │ │ │ │ │ + @ instruction: 0x011a3bf0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a3bf8 │ │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r1, r0, lsl #30 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #24 │ │ │ │ │ + tsteq sl, r0, lsr #24 │ │ │ │ │ + eoreq r0, r4, #144, 28 @ 0x900 │ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ │ - eoreq r0, r4, #120, 28 @ 0x780 │ │ │ │ │ - tsteq sl, r0, lsr ip │ │ │ │ │ strdle r8, [r9], -r3 │ │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ │ + tsteq sl, r0, lsr ip │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r0, r4, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #24 │ │ │ │ │ + tsteq sl, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror ip │ │ │ │ │ + tsteq sl, r8, ror #24 │ │ │ │ │ + tsteq sl, r0, asr ip │ │ │ │ │ + eoreq r0, r4, #216, 28 @ 0xd80 │ │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ │ - eoreq r0, r4, #192, 28 @ 0xc00 │ │ │ │ │ - tsteq sl, r0, ror #24 │ │ │ │ │ andle sp, lr, r0, lsr ip │ │ │ │ │ - tsteq sl, r8, ror #24 │ │ │ │ │ + tsteq sl, r0, ror #24 │ │ │ │ │ andle r0, r0, r5, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r0, r4, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror ip │ │ │ │ │ + tsteq sl, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x011a3c98 │ │ │ │ │ + tsteq sl, r0, lsl #25 │ │ │ │ │ + eoreq r0, r4, #32, 30 @ 0x80 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ - eoreq r0, r4, #8, 30 │ │ │ │ │ - @ instruction: 0x011a3c90 │ │ │ │ │ andle fp, r1, r0, asr r3 │ │ │ │ │ - @ instruction: 0x011a3c98 │ │ │ │ │ + @ instruction: 0x011a3c90 │ │ │ │ │ andle r0, r0, ip, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r0, r4, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #25 │ │ │ │ │ + tsteq sl, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #26 │ │ │ │ │ + @ instruction: 0x011a3cd8 │ │ │ │ │ + @ instruction: 0x011a3cb0 │ │ │ │ │ + eoreq r0, r4, #104, 30 @ 0x1a0 │ │ │ │ │ @ instruction: 0x011a3cb8 │ │ │ │ │ - eoreq r0, r4, #80, 30 @ 0x140 │ │ │ │ │ - tsteq sl, r0, asr #25 │ │ │ │ │ andle lr, r2, r0, lsr #2 │ │ │ │ │ - @ instruction: 0x011a3cd8 │ │ │ │ │ + tsteq sl, r0, asr #25 │ │ │ │ │ strhle r0, [r0], -ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r4, #128, 30 @ 0x200 │ │ │ │ │ @ instruction: 0x011a3cd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r8, [r1], r0 │ │ │ │ │ tsteq lr, r0, lsr #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsl #26 │ │ │ │ │ @ instruction: 0x011a3cf8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011a3cf0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ │ tsteq sl, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #26 │ │ │ │ │ + tsteq sl, r0, asr #26 │ │ │ │ │ tsteq sl, r8, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, sp, r0, ror #16 │ │ │ │ │ + ldrdeq fp, [sp], r0 @ │ │ │ │ │ @ instruction: 0x011eb7b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #26 │ │ │ │ │ + tsteq sl, r8, lsr #26 │ │ │ │ │ + eoreq r0, r4, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq sl, r0, lsr sp │ │ │ │ │ - eoreq r0, r4, #152, 30 @ 0x260 │ │ │ │ │ - tsteq sl, r8, lsr sp │ │ │ │ │ andle r5, r7, r6, asr #17 │ │ │ │ │ - tsteq sl, r0, asr #26 │ │ │ │ │ + tsteq sl, r8, lsr sp │ │ │ │ │ andle r0, r0, lr, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r0, r4, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr sp │ │ │ │ │ + tsteq sl, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror sp │ │ │ │ │ + tsteq sl, r0, ror sp │ │ │ │ │ + tsteq sl, r8, asr sp │ │ │ │ │ + eoreq r1, r4, #8 │ │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ │ - eoreq r0, r4, #224, 30 @ 0x380 │ │ │ │ │ - tsteq sl, r8, ror #26 │ │ │ │ │ ldrdle r6, [r7], -r5 │ │ │ │ │ - tsteq sl, r0, ror sp │ │ │ │ │ + tsteq sl, r8, ror #26 │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #8 │ │ │ │ │ + eoreq r1, r4, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #27 │ │ │ │ │ + tsteq sl, r8, ror sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #28 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011eb7d0 │ │ │ │ │ @ instruction: 0x011a3bd0 │ │ │ │ │ cmpeq r0, r0, asr #8 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011eb7d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #28 │ │ │ │ │ + @ instruction: 0x011a3db0 │ │ │ │ │ + eoreq r1, r4, #80 @ 0x50 │ │ │ │ │ tsteq sl, r0, ror #27 │ │ │ │ │ - eoreq r1, r4, #56 @ 0x38 │ │ │ │ │ + andle r7, r9, sp, lsr #28 │ │ │ │ │ tsteq sl, r0, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #15 │ │ │ │ │ @ instruction: 0x011a3d90 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ @ instruction: 0x011a3dd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #15 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ - andle r7, r9, sp, lsr #28 │ │ │ │ │ - tsteq sl, r0, lsl #28 │ │ │ │ │ andle r0, r0, r0, asr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r4, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x011a3df8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r5, r8, ror r7 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl lr │ │ │ │ │ + tsteq sl, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr lr │ │ │ │ │ + tsteq sl, r0, lsr lr │ │ │ │ │ + tsteq sl, r8, lsl lr │ │ │ │ │ + eoreq r1, r4, #152 @ 0x98 │ │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ │ - eoreq r1, r4, #128 @ 0x80 │ │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ │ andsle r3, r0, r5, lsl fp │ │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ │ + tsteq sl, r8, lsr #28 │ │ │ │ │ andle r0, r0, r9, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #152 @ 0x98 │ │ │ │ │ + eoreq r1, r4, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #28 │ │ │ │ │ + tsteq sl, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #30 │ │ │ │ │ + tsteq sl, r8, lsr pc │ │ │ │ │ + tsteq sl, r0, ror #29 │ │ │ │ │ + eoreq r1, r4, #224 @ 0xe0 │ │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r6, r1, r0, asr #31 │ │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ @ instruction: 0x011a3e98 │ │ │ │ │ @@ -2565495,19 +2565267,19 @@ │ │ │ │ │ @ instruction: 0x011a3ed0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011a3ed8 │ │ │ │ │ sbceq r7, r0, r0, lsr #2 │ │ │ │ │ tsteq sl, r0, asr #29 │ │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ - eoreq r1, r4, #200 @ 0xc8 │ │ │ │ │ - @ instruction: 0x011a3ef0 │ │ │ │ │ andle r2, r0, r7, lsr #12 │ │ │ │ │ - tsteq sl, r8, lsr pc │ │ │ │ │ + @ instruction: 0x011a3ef0 │ │ │ │ │ andle r0, r0, r2, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r4, #248 @ 0xf8 │ │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq r0, [r1], r0 │ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ │ tsteq sl, r0, lsl pc │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011a3ef8 │ │ │ │ │ @@ -2565516,54 +2565288,54 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsr pc │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ │ sbceq fp, r0, r8, lsl #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #30 │ │ │ │ │ + tsteq sl, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror pc │ │ │ │ │ + tsteq sl, r8, ror #30 │ │ │ │ │ + tsteq sl, r0, asr pc │ │ │ │ │ + eoreq r1, r4, #40, 2 │ │ │ │ │ tsteq sl, r8, asr pc │ │ │ │ │ - eoreq r1, r4, #16, 2 │ │ │ │ │ - tsteq sl, r0, ror #30 │ │ │ │ │ andle r2, r0, lr, asr #16 │ │ │ │ │ - tsteq sl, r8, ror #30 │ │ │ │ │ + tsteq sl, r0, ror #30 │ │ │ │ │ andle r0, r0, fp, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #40, 2 │ │ │ │ │ + eoreq r1, r4, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ │ + tsteq sl, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #31 │ │ │ │ │ + @ instruction: 0x011a3f98 │ │ │ │ │ + tsteq sl, r0, lsl #31 │ │ │ │ │ + eoreq r1, r4, #112, 2 │ │ │ │ │ tsteq sl, r8, lsl #31 │ │ │ │ │ - eoreq r1, r4, #88, 2 │ │ │ │ │ - @ instruction: 0x011a3f90 │ │ │ │ │ andle r6, r7, r4, ror #5 │ │ │ │ │ - @ instruction: 0x011a3f98 │ │ │ │ │ + @ instruction: 0x011a3f90 │ │ │ │ │ andle r0, r0, r7, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #112, 2 │ │ │ │ │ + eoreq r1, r4, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #31 │ │ │ │ │ + tsteq sl, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a3fd0 │ │ │ │ │ + tsteq sl, r8, asr #31 │ │ │ │ │ + @ instruction: 0x011a3fb0 │ │ │ │ │ + eoreq r1, r4, #184, 2 @ 0x2e │ │ │ │ │ @ instruction: 0x011a3fb8 │ │ │ │ │ - eoreq r1, r4, #160, 2 @ 0x28 │ │ │ │ │ - tsteq sl, r0, asr #31 │ │ │ │ │ andle r9, sl, r6, lsl r1 │ │ │ │ │ - tsteq sl, r8, asr #31 │ │ │ │ │ + tsteq sl, r0, asr #31 │ │ │ │ │ andle r0, r0, r2, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r1, r4, #208, 2 @ 0x34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x011a3fd0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #1 │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, ip, r8, ror #20 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ │ rscseq r0, fp, r8, asr r5 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ @@ -2565659,15 +2565431,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r8, lsl #25 │ │ │ │ │ teqeq r1, r5, ror #22 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, ror sp @ │ │ │ │ │ + adcseq ip, pc, r8, lsr #26 │ │ │ │ │ teqeq r1, r9 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2565767,15 +2565539,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r0, asr r3 │ │ │ │ │ teqeq r1, r1, ror #5 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq pc, [r0], #232 @ 0xe8 @ │ │ │ │ │ + smulleq pc, r0, r0, lr @ │ │ │ │ │ teqeq r1, r1, lsr #16 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq ip, [r0], #32 │ │ │ │ │ teqeq r1, r1, lsr r7 │ │ │ │ │ @@ -2565803,15 +2565575,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r8, asr r5 @ │ │ │ │ │ teqeq r1, sp @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r8, lsr #6 │ │ │ │ │ + sbceq r1, r2, r0, lsl #6 │ │ │ │ │ teqeq r1, r5 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r0, lsl #1 │ │ │ │ │ teqeq r2, r5, lsr #6 │ │ │ │ │ @@ -2565833,15 +2565605,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r0, asr sp @ │ │ │ │ │ teqeq r2, sp, lsl r1 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, asr #2 │ │ │ │ │ + adcseq ip, pc, r0, lsr #2 │ │ │ │ │ teqeq r2, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, lsl #20 │ │ │ │ │ teqeq r1, sp, lsr #26 │ │ │ │ │ @@ -2565875,27 +2565647,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, ror #14 │ │ │ │ │ teqeq r1, r9, lsl #1 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq sp, [pc], r0 │ │ │ │ │ + adcseq sp, pc, r8, asr #27 │ │ │ │ │ teqeq r2, sp, asr r8 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, lsr r7 │ │ │ │ │ + sbceq sp, r2, r0, lsl r7 │ │ │ │ │ teqeq r2, r1, lsr pc │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq pc, [r0], #8 │ │ │ │ │ + sbceq pc, r0, r0, lsr #2 │ │ │ │ │ teqeq r2, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r0, ror r6 │ │ │ │ │ teqeq r0, r5, ror r6 │ │ │ │ │ @@ -2565917,21 +2565689,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r8, lsr #11 │ │ │ │ │ teqeq r1, r9 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq ip, [pc], r0 │ │ │ │ │ + adcseq ip, pc, r8, asr #17 │ │ │ │ │ teqeq r2, r9, ror sp │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r6, [r2], #88 @ 0x58 │ │ │ │ │ + ldrdeq r6, [r2], #80 @ 0x50 │ │ │ │ │ teqeq r1, r1, ror fp │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r2, r0, asr #18 │ │ │ │ │ teqeq r1, sp, lsl #27 │ │ │ │ │ @@ -2565989,15 +2565761,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq sl, r0, lsr #5 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r0, lsl #9 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r8, ror r3 │ │ │ │ │ + sbceq sp, r0, r0, asr r3 │ │ │ │ │ teqeq r1, sp, lsl #11 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, lsl #31 │ │ │ │ │ teqeq r2, r9, asr r0 │ │ │ │ │ @@ -2566091,27 +2565863,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, lsr #31 │ │ │ │ │ teqeq r1, r9, ror fp │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r0, lsr pc │ │ │ │ │ + sbceq sp, r2, r8, lsl #30 │ │ │ │ │ teqeq r0, r9, asr #32 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq sp, [r2], #120 @ 0x78 │ │ │ │ │ teqeq r1, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8, asr r0 │ │ │ │ │ + sbceq sp, r2, r8 │ │ │ │ │ teqeq r1, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, r9, r0, ror #29 │ │ │ │ │ teqeq r1, r9, lsr r8 │ │ │ │ │ @@ -2566127,15 +2565899,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, ror #13 │ │ │ │ │ teqeq r1, sp, lsr #25 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq sl, pc, r0, lr @ │ │ │ │ │ + adcseq sl, pc, r0, ror #29 │ │ │ │ │ teqeq r1, r9, ror #22 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq sl, r0, ror r5 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2566151,15 +2565923,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, lsr pc @ │ │ │ │ │ teqeq r1, sp, asr r4 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, lsr #27 │ │ │ │ │ + sbceq r3, r2, r8, asr #27 │ │ │ │ │ teqeq r0, r9, ror #4 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, lsr r5 @ │ │ │ │ │ teqeq r1, r1 @ │ │ │ │ │ @@ -2566169,15 +2565941,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r4, [r1], #208 @ 0xd0 │ │ │ │ │ teqeq r1, r1, asr #13 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, asr #23 │ │ │ │ │ + smulleq r0, r2, r8, fp │ │ │ │ │ teqeq r1, sp, ror #10 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, lsr r7 │ │ │ │ │ teqeq r0, r5, lsr #4 │ │ │ │ │ @@ -2566187,15 +2565959,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r0, lsl #16 │ │ │ │ │ teqeq r1, r9, ror r3 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, asr #13 │ │ │ │ │ + sbceq lr, r1, r0, lsr #12 │ │ │ │ │ teqeq r1, r5, asr #4 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r0, [r2], #0 │ │ │ │ │ teqeq r1, r9, ror #15 │ │ │ │ │ @@ -2566217,15 +2565989,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r9, r2, r8, r6 │ │ │ │ │ teqeq r1, r1, lsr #5 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r1, r8, ror #28 │ │ │ │ │ + strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ teqeq r1, r1, asr #22 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r8, asr #22 │ │ │ │ │ teqeq r1, r9, asr r1 │ │ │ │ │ @@ -2566247,45 +2566019,45 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq ip, [pc], r8 │ │ │ │ │ teqeq r1, r5, asr #17 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ teqeq r1, r1, lsl #30 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r3, [r2], #160 @ 0xa0 │ │ │ │ │ + sbceq r3, r2, r0, lsl #21 │ │ │ │ │ teqeq r1, sp, asr #28 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r0, lsl #31 │ │ │ │ │ teqeq r2, r1, asr r9 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq sl, [pc], r0 │ │ │ │ │ + adcseq sl, pc, r8, lsl #15 │ │ │ │ │ teqeq r1, r1, lsl r4 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r2, [r1], #80 @ 0x50 │ │ │ │ │ teqeq r2, r5, lsl #14 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r1, r8, lsr #26 │ │ │ │ │ + sbceq r0, r1, r0, lsl #26 │ │ │ │ │ teqeq r2, sp, lsr #9 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, lsr #12 │ │ │ │ │ teqeq r1, r1, lsl #9 │ │ │ │ │ @@ -2566295,15 +2566067,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r0, lsr r5 │ │ │ │ │ teqeq r0, r1, ror #17 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r0, asr sp @ │ │ │ │ │ + adcseq pc, pc, r0, lsl #26 │ │ │ │ │ teqeq r1, sp, lsr #19 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, lsr pc @ │ │ │ │ │ teqeq r1, r1, lsr #18 │ │ │ │ │ @@ -2566373,15 +2566145,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r0, lsr #7 │ │ │ │ │ teqeq r1, r9, asr fp │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r2, r0, ror r6 │ │ │ │ │ + ldrdeq r2, [r2], #80 @ 0x50 │ │ │ │ │ teqeq r1, r9, lsl #22 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r8, lsl lr │ │ │ │ │ teqeq r1, r1 @ │ │ │ │ │ @@ -2566457,15 +2566229,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r0, asr r3 │ │ │ │ │ teqeq r1, r9, asr #31 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, lsl #26 │ │ │ │ │ + ldrsbteq r4, [pc], r8 │ │ │ │ │ teqeq r1, r5, lsl pc │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r8, lsr #26 │ │ │ │ │ teqeq r1, r9, ror #28 │ │ │ │ │ @@ -2566475,15 +2566247,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, ror #4 │ │ │ │ │ teqeq r1, sp, lsl #23 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, asr #22 │ │ │ │ │ + ldrshteq ip, [pc], r8 │ │ │ │ │ teqeq r1, r5, ror r2 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2566589,32 +2566361,32 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq pc, [r0], #192 @ 0xc0 @ │ │ │ │ │ teqeq r1, r1, lsr r8 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ - rsceq r8, r4, r0, lsl #23 │ │ │ │ │ + rsceq r0, r5, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ @ instruction: 0x011a3ff8 │ │ │ │ │ tsteq ip, r8, lsr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq pc, [r2], #32 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #1 │ │ │ │ │ + tsteq sl, r0, asr #32 │ │ │ │ │ + eoreq r1, r4, #0, 4 │ │ │ │ │ tsteq sl, r0, lsl #1 │ │ │ │ │ - eoreq r1, r4, #232, 2 @ 0x3a │ │ │ │ │ + mulle r3, pc, r6 @ │ │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ │ tsteq sl, r8, ror r0 │ │ │ │ │ @@ -2566622,151 +2566394,151 @@ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ │ smlatbeq lr, r0, r4, pc @ │ │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #1 │ │ │ │ │ - mulle r3, pc, r6 @ │ │ │ │ │ - tsteq sl, r0, lsr #1 │ │ │ │ │ andle r0, r0, lr, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r4, #24, 4 @ 0x80000001 │ │ │ │ │ @ instruction: 0x011a5098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #1 │ │ │ │ │ + tsteq sl, r8, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #2 │ │ │ │ │ ldrheq r5, [sl, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, lsr #13 │ │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #2 │ │ │ │ │ + tsteq sl, r8, asr #1 │ │ │ │ │ + eoreq r1, r4, #72, 4 @ 0x80000004 │ │ │ │ │ ldrsheq r5, [sl, -r0] │ │ │ │ │ - eoreq r1, r4, #48, 4 │ │ │ │ │ + andle pc, r3, pc, lsl #20 │ │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sl, [r0], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r5, [sl, -r8] │ │ │ │ │ adceq r9, lr, r0, ror r8 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ ldrsheq r5, [sl, -r8] │ │ │ │ │ - andle pc, r3, pc, lsl #20 │ │ │ │ │ - tsteq sl, r0, lsl #2 │ │ │ │ │ @ instruction: 0xd00009ba │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #72, 4 @ 0x80000004 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r1 │ │ │ │ │ + eoreq r1, r4, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ │ - tsteq sl, r8, lsr #2 │ │ │ │ │ - eoreq r1, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + tsteq sl, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ │ + tsteq sl, r8, lsl r1 │ │ │ │ │ + eoreq r1, r4, #144, 4 │ │ │ │ │ + tsteq sl, r0, lsr #2 │ │ │ │ │ andle r6, r1, r0, asr ip │ │ │ │ │ - tsteq sl, r8, lsr r1 │ │ │ │ │ + tsteq sl, r8, lsr #2 │ │ │ │ │ andle r0, r0, r2, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #144, 4 │ │ │ │ │ + eoreq r1, r4, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #2 │ │ │ │ │ + tsteq sl, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5190 │ │ │ │ │ + tsteq sl, r0, lsl #3 │ │ │ │ │ + tsteq sl, r8, asr #2 │ │ │ │ │ + eoreq r1, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + tsteq sl, r0, ror #2 │ │ │ │ │ + andle r5, r1, lr, ror #15 │ │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, lr, r0, lsr #8 │ │ │ │ │ @ instruction: 0x011eb890 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ - eoreq r1, r4, #192, 4 │ │ │ │ │ - tsteq sl, r0, lsl #3 │ │ │ │ │ - andle r5, r1, lr, ror #15 │ │ │ │ │ + andle r0, r0, r6, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r4, #240, 4 │ │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r1, r8, asr r9 @ │ │ │ │ │ tsteq lr, r8, lsr #17 │ │ │ │ │ - tsteq sl, r8, lsl #3 │ │ │ │ │ - andle r0, r0, r6, lsl #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5198 │ │ │ │ │ + tsteq sl, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #3 │ │ │ │ │ - tsteq sl, r8, lsr #3 │ │ │ │ │ - eoreq r1, r4, #8, 6 @ 0x20000000 │ │ │ │ │ @ instruction: 0x011a51b0 │ │ │ │ │ + @ instruction: 0x011a5198 │ │ │ │ │ + eoreq r1, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + tsteq sl, r0, lsr #3 │ │ │ │ │ ldrdle ip, [r1], -r1 │ │ │ │ │ - @ instruction: 0x011a51b8 │ │ │ │ │ + tsteq sl, r8, lsr #3 │ │ │ │ │ andle r0, r0, r4, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r1, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a51b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror #4 │ │ │ │ │ @ instruction: 0x011a51d8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011a51d0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq ip, r0, r0, lsl #16 │ │ │ │ │ tsteq sl, r0, ror #3 │ │ │ │ │ tsteq sl, r8, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r0, #-120] @ 0xffffff88 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ + eoreq r1, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq sl, r0, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ @ instruction: 0x011a19f0 │ │ │ │ │ tsteq ip, r0, lsr #27 @ │ │ │ │ │ @ instruction: 0x011a51f8 │ │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5790 │ │ │ │ │ + tsteq sl, r0, asr #4 │ │ │ │ │ + andle r1, r4, r6, asr #25 │ │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ │ @ instruction: 0x011cfdb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ - eoreq r1, r4, #80, 6 @ 0x40000001 │ │ │ │ │ - tsteq sl, r0, ror #4 │ │ │ │ │ - andle r1, r4, r6, asr #25 │ │ │ │ │ + andle r0, r0, sl, asr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r4, #128, 6 │ │ │ │ │ tsteq sl, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq ip, [sp], r8 @ │ │ │ │ │ tsteq lr, r0, asr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ │ - andle r0, r0, sl, asr #2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a57b0 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ @ instruction: 0x011eb8d8 │ │ │ │ │ tsteq sl, r8, ror #31 │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011a5290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011a5298 │ │ │ │ │ @ instruction: 0x011eb8d8 │ │ │ │ │ tsteq sl, r0, lsr #5 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ - sbceq r0, r3, r8, ror #23 │ │ │ │ │ + sbceq r0, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x011a52b0 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ tsteq sl, r0, lsl r3 │ │ │ │ │ @ instruction: 0x011a52b8 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ sbceq r5, r1, r8 │ │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ │ @@ -2567073,44 +2566845,44 @@ │ │ │ │ │ hvceq 3208 @ 0xc88 │ │ │ │ │ tsteq sl, r0, lsl #15 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a5798 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #15 │ │ │ │ │ - tsteq sl, r8, lsr #15 │ │ │ │ │ - eoreq r1, r4, #152, 6 @ 0x60000002 │ │ │ │ │ - @ instruction: 0x011a57b0 │ │ │ │ │ + eoreq r1, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + tsteq sl, r0, lsr #15 │ │ │ │ │ strdle r8, [r8], -sl │ │ │ │ │ - @ instruction: 0x011a57b8 │ │ │ │ │ + tsteq sl, r8, lsr #15 │ │ │ │ │ andle r0, r0, r6, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r1, r4, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #15 │ │ │ │ │ + @ instruction: 0x011a57b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl sl │ │ │ │ │ + @ instruction: 0x011a57f8 │ │ │ │ │ + tsteq sl, r8, asr #15 │ │ │ │ │ + eoreq r1, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + @ instruction: 0x011a57d0 │ │ │ │ │ + @ instruction: 0xd00682be │ │ │ │ │ @ instruction: 0x011a57f0 │ │ │ │ │ - eoreq r1, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + andle r0, r0, r1, asr #7 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x01127390 │ │ │ │ │ smlaltbeq ip, r0, r0, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq ip, r0, r0, r8 │ │ │ │ │ - @ instruction: 0x011a57f8 │ │ │ │ │ - @ instruction: 0xd00682be │ │ │ │ │ - tsteq sl, r0, lsl #16 │ │ │ │ │ - andle r0, r0, r1, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r1, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr sl │ │ │ │ │ tsteq sl, r0, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq pc, [lr], r0 @ │ │ │ │ │ @ instruction: 0x011eb8f0 │ │ │ │ │ tsteq sl, r0, lsl #5 │ │ │ │ │ sbceq r9, r0, r0, lsl #31 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ @@ -2567233,124 +2567005,124 @@ │ │ │ │ │ strdeq ip, [r2], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawbeq pc, r0, sl, sp @ │ │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #20 │ │ │ │ │ - tsteq sl, r8, lsr #20 │ │ │ │ │ - eoreq r1, r4, #40, 8 @ 0x28000000 │ │ │ │ │ - tsteq sl, r0, lsr sl │ │ │ │ │ + eoreq r1, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + tsteq sl, r0, lsr #20 │ │ │ │ │ andle r6, r7, r4, lsl r4 │ │ │ │ │ - tsteq sl, r8, lsr sl │ │ │ │ │ + tsteq sl, r8, lsr #20 │ │ │ │ │ andle r0, r0, pc, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r1, r4, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #20 │ │ │ │ │ + tsteq sl, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror sl │ │ │ │ │ - tsteq sl, r8, asr sl │ │ │ │ │ - eoreq r1, r4, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ + tsteq sl, r8, asr #20 │ │ │ │ │ + eoreq r1, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq sl, r0, asr sl │ │ │ │ │ ldrdle r2, [r1], -r8 │ │ │ │ │ - tsteq sl, r8, ror #20 │ │ │ │ │ + tsteq sl, r8, asr sl │ │ │ │ │ mulle r0, r6, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r1, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror sl │ │ │ │ │ + tsteq sl, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #21 │ │ │ │ │ - tsteq sl, r8, lsl #21 │ │ │ │ │ - eoreq r1, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ @ instruction: 0x011a5a90 │ │ │ │ │ + tsteq sl, r8, ror sl │ │ │ │ │ + eoreq r1, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + tsteq sl, r0, lsl #21 │ │ │ │ │ andle r4, r1, pc, lsl #10 │ │ │ │ │ - @ instruction: 0x011a5a98 │ │ │ │ │ + tsteq sl, r8, lsl #21 │ │ │ │ │ andle r0, r0, r4, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r1, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #21 │ │ │ │ │ + @ instruction: 0x011a5a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5af8 │ │ │ │ │ - @ instruction: 0x011a5ab8 │ │ │ │ │ - eoreq r1, r4, #0, 10 │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ + tsteq sl, r8, lsr #21 │ │ │ │ │ + eoreq r1, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + @ instruction: 0x011a5ab0 │ │ │ │ │ andle ip, r2, pc, lsl r1 │ │ │ │ │ + @ instruction: 0x011a5ab8 │ │ │ │ │ + andle r0, r0, r2, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r4, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq sl, r8, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ cmpeq r1, r8, ror #13 │ │ │ │ │ tsteq sl, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ │ - @ instruction: 0x011a5af0 │ │ │ │ │ - andle r0, r0, r2, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x011a5af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #22 │ │ │ │ │ - tsteq sl, r0, lsl fp │ │ │ │ │ - eoreq r1, r4, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq sl, r8, lsl fp │ │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ │ + eoreq r1, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + tsteq sl, r8, lsl #22 │ │ │ │ │ @ instruction: 0xd00145bd │ │ │ │ │ - tsteq sl, r0, lsr #22 │ │ │ │ │ + tsteq sl, r0, lsl fp │ │ │ │ │ andle r0, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r1, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr fp │ │ │ │ │ + tsteq sl, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror fp │ │ │ │ │ + tsteq sl, r8, lsr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror #22 │ │ │ │ │ + tsteq sl, r8, lsr fp │ │ │ │ │ + eoreq r1, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ │ - eoreq r1, r4, #144, 10 @ 0x24000000 │ │ │ │ │ - tsteq sl, r8, asr fp │ │ │ │ │ andle r4, r1, lr, ror #22 │ │ │ │ │ + tsteq sl, r8, asr fp │ │ │ │ │ + andle r0, r0, sl, asr #12 │ │ │ │ │ tsteq sl, r0, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ │ - tsteq sl, r0, ror #22 │ │ │ │ │ - andle r0, r0, sl, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r1, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror fp │ │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, lsr #12 │ │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #24 │ │ │ │ │ + tsteq sl, r0, asr #23 │ │ │ │ │ + @ instruction: 0x011a5b98 │ │ │ │ │ + eoreq r1, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ @ instruction: 0x011a5b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq ip, [r5], r8 │ │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ │ tsteq sl, r0, lsr #23 │ │ │ │ │ - eoreq r1, r4, #216, 10 @ 0x36000000 │ │ │ │ │ - @ instruction: 0x011a5bb8 │ │ │ │ │ ldrdle r2, [r1], -r3 │ │ │ │ │ + @ instruction: 0x011a5bb8 │ │ │ │ │ + andle r0, r0, sp, lsl r1 │ │ │ │ │ @ instruction: 0x011a5bb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #19 │ │ │ │ │ - tsteq sl, r0, asr #23 │ │ │ │ │ - andle r0, r0, sp, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r1, r4, #8, 12 @ 0x800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #24 │ │ │ │ │ @ instruction: 0x011a5bd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ │ @ instruction: 0x011eb998 │ │ │ │ │ @ instruction: 0x011a5bf0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sl, r8, ror #23 │ │ │ │ │ @@ -2567358,95 +2567130,95 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r8, asr #2 │ │ │ │ │ @ instruction: 0x011a5bf8 │ │ │ │ │ tsteq sl, r0, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr ip │ │ │ │ │ + tsteq sl, r8, lsr #24 │ │ │ │ │ + tsteq sl, r0, lsl ip │ │ │ │ │ + eoreq r1, r4, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq sl, r8, lsl ip │ │ │ │ │ - eoreq r1, r4, #32, 12 @ 0x2000000 │ │ │ │ │ - tsteq sl, r0, lsr #24 │ │ │ │ │ andle r4, r8, lr, ror #2 │ │ │ │ │ - tsteq sl, r8, lsr #24 │ │ │ │ │ + tsteq sl, r0, lsr #24 │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r1, r4, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ │ + tsteq sl, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror ip │ │ │ │ │ + tsteq sl, r8, asr ip │ │ │ │ │ + tsteq sl, r0, asr #24 │ │ │ │ │ + eoreq r1, r4, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq sl, r8, asr #24 │ │ │ │ │ - eoreq r1, r4, #104, 12 @ 0x6800000 │ │ │ │ │ - tsteq sl, r0, asr ip │ │ │ │ │ mulle r2, r2, r2 │ │ │ │ │ - tsteq sl, r8, asr ip │ │ │ │ │ + tsteq sl, r0, asr ip │ │ │ │ │ andle r0, r0, sl, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r1, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror ip │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ addeq pc, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq ip, r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x011a5c98 │ │ │ │ │ + tsteq sl, r0, lsl #25 │ │ │ │ │ + eoreq r1, r4, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ - eoreq r1, r4, #176, 12 @ 0xb000000 │ │ │ │ │ - @ instruction: 0x011a5c90 │ │ │ │ │ strdle r2, [r7], -r4 │ │ │ │ │ - @ instruction: 0x011a5c98 │ │ │ │ │ + @ instruction: 0x011a5c90 │ │ │ │ │ andle r0, r0, r9, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r1, r4, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #25 │ │ │ │ │ + tsteq sl, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5cf8 │ │ │ │ │ + @ instruction: 0x011a5cf0 │ │ │ │ │ + @ instruction: 0x011a5cb0 │ │ │ │ │ + eoreq r1, r4, #16, 14 @ 0x400000 │ │ │ │ │ @ instruction: 0x011a5cb8 │ │ │ │ │ - eoreq r1, r4, #248, 12 @ 0xf800000 │ │ │ │ │ - tsteq sl, r8, ror #25 │ │ │ │ │ andle r8, r6, ip, lsr #13 │ │ │ │ │ + tsteq sl, r8, ror #25 │ │ │ │ │ + strdle r0, [r0], -r5 │ │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011eb9b0 │ │ │ │ │ @ instruction: 0x011a5ad0 │ │ │ │ │ cmpeq r4, r0, ror #29 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011eb9b0 │ │ │ │ │ - @ instruction: 0x011a5cf0 │ │ │ │ │ - strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r1, r4, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x011a5cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #26 │ │ │ │ │ + tsteq sl, r0, lsr #26 │ │ │ │ │ + tsteq sl, r8, lsl #26 │ │ │ │ │ + eoreq r1, r4, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq sl, r0, lsl sp │ │ │ │ │ - eoreq r1, r4, #64, 14 @ 0x1000000 │ │ │ │ │ - tsteq sl, r8, lsl sp │ │ │ │ │ andle sl, r1, ip, lsr #4 │ │ │ │ │ - tsteq sl, r0, lsr #26 │ │ │ │ │ + tsteq sl, r8, lsl sp │ │ │ │ │ andle r0, r0, r1, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r1, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr sp │ │ │ │ │ + tsteq sl, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #28 │ │ │ │ │ + @ instruction: 0x011a5df8 │ │ │ │ │ + tsteq sl, r8, lsr sp │ │ │ │ │ + eoreq r1, r4, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ │ - eoreq r1, r4, #136, 14 @ 0x2200000 │ │ │ │ │ - @ instruction: 0x011a5df0 │ │ │ │ │ andle r0, r6, sl, ror r6 │ │ │ │ │ + @ instruction: 0x011a5df0 │ │ │ │ │ + @ instruction: 0xd00001b9 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r6, r8, ror #25 │ │ │ │ │ tsteq r9, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2567481,18 +2567253,18 @@ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sl, r0, ror #27 │ │ │ │ │ sbceq r5, r0, r8, ror #28 │ │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ adcseq r4, r6, r8, lsl r2 │ │ │ │ │ tsteq lr, r8, asr #19 │ │ │ │ │ - @ instruction: 0x011a5df8 │ │ │ │ │ - @ instruction: 0xd00001b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r1, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #28 │ │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq lr, r0, r0, asr #20 │ │ │ │ │ @ instruction: 0x011a5dd0 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ │ @@ -2567502,233 +2567274,233 @@ │ │ │ │ │ tsteq sl, r0, lsl lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ │ sbceq pc, r2, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #29 │ │ │ │ │ + tsteq sl, r8, ror lr │ │ │ │ │ + tsteq sl, r0, asr lr │ │ │ │ │ + eoreq r1, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ │ - eoreq r1, r4, #208, 14 @ 0x3400000 │ │ │ │ │ - tsteq sl, r0, ror lr │ │ │ │ │ ldrdle r4, [r1], -r4 @ │ │ │ │ │ + tsteq sl, r0, ror lr │ │ │ │ │ + andle r0, r0, pc, ror #24 │ │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - tsteq sl, r8, ror lr │ │ │ │ │ - andle r0, r0, pc, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r1, r4, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #29 │ │ │ │ │ + tsteq sl, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5ed0 │ │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ │ + @ instruction: 0x011a5e90 │ │ │ │ │ + eoreq r1, r4, #48, 16 @ 0x300000 │ │ │ │ │ @ instruction: 0x011a5e98 │ │ │ │ │ - eoreq r1, r4, #24, 16 @ 0x180000 │ │ │ │ │ - tsteq sl, r0, asr #29 │ │ │ │ │ andle sl, r5, r7, asr #8 │ │ │ │ │ + tsteq sl, r0, asr #29 │ │ │ │ │ + andle r0, r0, r2, asr r0 │ │ │ │ │ tsteq sl, r8, lsr #29 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x011a5eb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r0, r8, lsr #24 │ │ │ │ │ tsteq lr, r0, ror #19 │ │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ │ - andle r0, r0, r2, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r1, r4, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5ed8 │ │ │ │ │ + @ instruction: 0x011a5ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x011a5ef8 │ │ │ │ │ + tsteq sl, r0, ror #29 │ │ │ │ │ + eoreq r1, r4, #120, 16 @ 0x780000 │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ - eoreq r1, r4, #96, 16 @ 0x600000 │ │ │ │ │ - @ instruction: 0x011a5ef0 │ │ │ │ │ @ instruction: 0xd00103b2 │ │ │ │ │ - @ instruction: 0x011a5ef8 │ │ │ │ │ + @ instruction: 0x011a5ef0 │ │ │ │ │ andle r0, r0, ip, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r1, r4, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #30 │ │ │ │ │ + tsteq sl, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ │ + tsteq sl, r0, ror #30 │ │ │ │ │ + tsteq sl, r0, lsl pc │ │ │ │ │ + eoreq r1, r4, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ │ - eoreq r1, r4, #168, 16 @ 0xa80000 │ │ │ │ │ - tsteq sl, r8, asr pc │ │ │ │ │ andle ip, r9, pc, lsl #6 │ │ │ │ │ + tsteq sl, r8, asr pc │ │ │ │ │ + andle r0, r0, r0, lsr #1 │ │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #23 │ │ │ │ │ @ instruction: 0x011eb9f8 │ │ │ │ │ @ instruction: 0x011a5cd0 │ │ │ │ │ teqeq r0, r8, asr pc │ │ │ │ │ tsteq sl, r0, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, asr #30 │ │ │ │ │ @ instruction: 0x011eb9f8 │ │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabbeq lr, r8, r9, r2 │ │ │ │ │ - tsteq sl, r0, ror #30 │ │ │ │ │ - andle r0, r0, r0, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r1, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror pc │ │ │ │ │ tsteq sl, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a5fd8 │ │ │ │ │ + tsteq sl, r0, asr #31 │ │ │ │ │ + @ instruction: 0x011a5f98 │ │ │ │ │ + eoreq r1, r4, #8, 18 @ 0x20000 │ │ │ │ │ @ instruction: 0x011a5f90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ tsteq sl, r0, lsr #31 │ │ │ │ │ - eoreq r1, r4, #240, 16 @ 0xf00000 │ │ │ │ │ - @ instruction: 0x011a5fb8 │ │ │ │ │ andle r7, sp, r1, lsr r8 │ │ │ │ │ + @ instruction: 0x011a5fb8 │ │ │ │ │ + andle r0, r0, r4, lsr #5 │ │ │ │ │ @ instruction: 0x011a5fb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ - tsteq sl, r0, asr #31 │ │ │ │ │ - andle r0, r0, r4, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r1, r4, #32, 18 @ 0x80000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a5fd8 │ │ │ │ │ @ instruction: 0x011a5fd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, lsl #26 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r0 │ │ │ │ │ + tsteq sl, r8 │ │ │ │ │ + tsteq sl, r8, ror #31 │ │ │ │ │ + eoreq r1, r4, #80, 18 @ 0x140000 │ │ │ │ │ @ instruction: 0x011a5ff0 │ │ │ │ │ - eoreq r1, r4, #56, 18 @ 0xe0000 │ │ │ │ │ - @ instruction: 0x011a5ff8 │ │ │ │ │ andle fp, r0, ip, ror #18 │ │ │ │ │ - tsteq sl, r8 │ │ │ │ │ + @ instruction: 0x011a5ff8 │ │ │ │ │ andle r0, r0, r6, asr #1 │ │ │ │ │ - sbcseq r8, r0, r0, lsl #23 │ │ │ │ │ - tsteq sl, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r1, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + sbcseq r0, r0, r0, lsl #23 │ │ │ │ │ + tsteq sl, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r0 │ │ │ │ │ + tsteq sl, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r0 │ │ │ │ │ + tsteq sl, r8, lsr r0 │ │ │ │ │ + tsteq sl, r0, lsr #32 │ │ │ │ │ + eoreq r1, r4, #152, 18 @ 0x260000 │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ - eoreq r1, r4, #128, 18 @ 0x200000 │ │ │ │ │ - tsteq sl, r0, lsr r0 │ │ │ │ │ mulle r5, pc, r6 @ │ │ │ │ │ - tsteq sl, r8, lsr r0 │ │ │ │ │ + tsteq sl, r0, lsr r0 │ │ │ │ │ @ instruction: 0xd0001cb6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r1, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr r0 │ │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq sp, [pc], r0 │ │ │ │ │ tsteq lr, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a6090 │ │ │ │ │ + tsteq sl, r8, lsl #1 │ │ │ │ │ + tsteq sl, r0, ror r0 │ │ │ │ │ + eoreq r1, r4, #224, 18 @ 0x380000 │ │ │ │ │ tsteq sl, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq sl, pc, r8, r6 @ │ │ │ │ │ + adceq sl, pc, r8, lsr r6 @ │ │ │ │ │ tsteq lr, r8, lsl #21 │ │ │ │ │ tsteq sl, r8, ror r0 │ │ │ │ │ - eoreq r1, r4, #200, 18 @ 0x320000 │ │ │ │ │ - tsteq sl, r0, lsl #1 │ │ │ │ │ andle r9, r5, r2, lsr #7 │ │ │ │ │ - tsteq sl, r8, lsl #1 │ │ │ │ │ + tsteq sl, r0, lsl #1 │ │ │ │ │ andle r0, r0, r3, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r1, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a6098 │ │ │ │ │ + @ instruction: 0x011a6090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #1 │ │ │ │ │ + ldrheq r6, [sl, -r8] │ │ │ │ │ + tsteq sl, r0, lsr #1 │ │ │ │ │ + eoreq r1, r4, #40, 20 @ 0x28000 │ │ │ │ │ tsteq sl, r8, lsr #1 │ │ │ │ │ - eoreq r1, r4, #16, 20 @ 0x10000 │ │ │ │ │ - ldrheq r6, [sl, -r0] │ │ │ │ │ andle r9, r5, sl, lsr r5 │ │ │ │ │ - ldrheq r6, [sl, -r8] │ │ │ │ │ + ldrheq r6, [sl, -r0] │ │ │ │ │ andle r0, r0, lr, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r1, r4, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #1 │ │ │ │ │ + tsteq sl, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ │ + tsteq sl, r8, lsl #2 │ │ │ │ │ + tsteq sl, r0, ror #1 │ │ │ │ │ + eoreq r1, r4, #112, 20 @ 0x70000 │ │ │ │ │ ldrsbeq r6, [sl, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #21 │ │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ │ - eoreq r1, r4, #88, 20 @ 0x58000 │ │ │ │ │ - tsteq sl, r0, lsl #2 │ │ │ │ │ andle r9, r5, sp, lsl #15 │ │ │ │ │ + tsteq sl, r0, lsl #2 │ │ │ │ │ + @ instruction: 0xd00002b1 │ │ │ │ │ ldrsheq r6, [sl, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq lr, r0, r3, r8 │ │ │ │ │ @ instruction: 0x011ebab8 │ │ │ │ │ - tsteq sl, r8, lsl #2 │ │ │ │ │ - @ instruction: 0xd00002b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r1, r4, #136, 20 @ 0x88000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #2 │ │ │ │ │ tsteq sl, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011ebad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r1 │ │ │ │ │ + tsteq sl, r8, asr #2 │ │ │ │ │ + tsteq sl, r0, lsr r1 │ │ │ │ │ + eoreq r1, r4, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ │ - eoreq r1, r4, #160, 20 @ 0xa0000 │ │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ │ andle r9, r5, r3, ror #20 │ │ │ │ │ - tsteq sl, r8, asr #2 │ │ │ │ │ + tsteq sl, r0, asr #2 │ │ │ │ │ andle r0, r0, r4, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r1, r4, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr r1 │ │ │ │ │ + tsteq sl, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #3 │ │ │ │ │ + tsteq sl, r8, ror r1 │ │ │ │ │ + tsteq sl, r0, ror #2 │ │ │ │ │ + eoreq r1, r4, #0, 22 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ - eoreq r1, r4, #232, 20 @ 0xe8000 │ │ │ │ │ - tsteq sl, r0, ror r1 │ │ │ │ │ andle r9, r5, ip, asr #23 │ │ │ │ │ - tsteq sl, r8, ror r1 │ │ │ │ │ + tsteq sl, r0, ror r1 │ │ │ │ │ andle r0, r0, r4, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #0, 22 │ │ │ │ │ + eoreq r1, r4, #24, 22 @ 0x6000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a61d8 │ │ │ │ │ @ instruction: 0x011a6198 │ │ │ │ │ - eoreq r1, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r1, r4, #72, 22 @ 0x12000 │ │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ │ andle r9, r5, r5, lsr sp │ │ │ │ │ tsteq sl, r8, lsr #3 │ │ │ │ │ andle r0, r0, r0, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r1, r4, #96, 22 @ 0x18000 │ │ │ │ │ tsteq sl, r8, asr #3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sl, r0, asr #3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r2, r0, asr #8 │ │ │ │ │ @ instruction: 0x011a61d0 │ │ │ │ │ @@ -2567736,25 +2567508,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq ip, r0, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ @ instruction: 0x011a61f0 │ │ │ │ │ - eoreq r1, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r1, r4, #144, 22 @ 0x24000 │ │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ │ andle sl, r5, r6, lsl #3 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #21 │ │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ │ andle r0, r0, r2, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r1, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011a8fd0 │ │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2567764,71 +2567536,71 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, rrx │ │ │ │ │ tsteq lr, r8, lsl fp │ │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ │ - eoreq r1, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r1, r4, #216, 22 @ 0x36000 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ andle sl, r5, sp, ror #5 │ │ │ │ │ tsteq sl, r0, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r0, asr #9 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ @ instruction: 0x011a6290 │ │ │ │ │ andle r0, r0, r3, asr #2 │ │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r1, r4, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq sl, r0, lsl #5 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a62b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a62d8 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ - eoreq r1, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r1, r4, #32, 24 @ 0x2000 │ │ │ │ │ tsteq sl, r8, asr #5 │ │ │ │ │ andle r9, r2, r0, ror #21 │ │ │ │ │ @ instruction: 0x011a62d0 │ │ │ │ │ andle r0, r0, r3, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r1, r4, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011a62f0 │ │ │ │ │ - eoreq r1, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r1, r4, #104, 24 @ 0x6800 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ andle r9, r0, r9, lsl #20 │ │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r8, asr #28 │ │ │ │ │ + adceq r3, lr, r8, lsl lr │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ tsteq sl, r0, lsl r3 │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r1, r4, #128, 24 @ 0x8000 │ │ │ │ │ tsteq sl, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq ip, [r0], r0 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a63f0 │ │ │ │ │ tsteq sl, r0, asr #6 │ │ │ │ │ - eoreq r1, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r1, r4, #176, 24 @ 0xb000 │ │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ │ andle r9, sl, r6, lsl #17 │ │ │ │ │ tsteq sl, r0, asr r3 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrhteq sl, [r6], r0 │ │ │ │ │ tsteq r9, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2567864,15 +2567636,15 @@ │ │ │ │ │ @ instruction: 0x011a63d8 │ │ │ │ │ sbceq r4, r0, r8, lsl r9 │ │ │ │ │ tsteq sl, r0, asr #7 │ │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ │ andle r0, r0, sp, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r1, r4, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, lsl r2 │ │ │ │ │ tsteq sl, r8, asr #7 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ @@ -2567894,77 +2567666,77 @@ │ │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, lsr r4 │ │ │ │ │ sbceq pc, r2, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #9 │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ - eoreq r1, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r1, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ │ mulle sl, r5, r2 │ │ │ │ │ tsteq sl, r8, ror r4 │ │ │ │ │ ldrdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r1, r4, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a64b0 │ │ │ │ │ @ instruction: 0x011a6498 │ │ │ │ │ - eoreq r1, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r1, r4, #64, 26 @ 0x1000 │ │ │ │ │ tsteq sl, r0, lsr #9 │ │ │ │ │ andle r3, r9, sp, lsl #21 │ │ │ │ │ tsteq sl, r8, lsr #9 │ │ │ │ │ andle r0, r0, sp, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r1, r4, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a64b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ tsteq sl, r8, asr #9 │ │ │ │ │ - eoreq r1, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r1, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ │ andle r0, r4, r2, ror #7 │ │ │ │ │ @ instruction: 0x011a64d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, sp, r8, lsr #5 │ │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ │ andle r0, r0, r3, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r1, r4, #160, 26 @ 0x2800 │ │ │ │ │ @ instruction: 0x011a64f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, sl, r8, asr #9 │ │ │ │ │ @ instruction: 0x011ebb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ tsteq sl, r8, lsl r5 │ │ │ │ │ - eoreq r1, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r1, r4, #208, 26 @ 0x3400 │ │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ │ andle r9, r2, r0, ror pc │ │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ │ andle r0, r0, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r1, r4, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #11 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ - eoreq r1, r4, #0, 28 │ │ │ │ │ + eoreq r1, r4, #24, 28 @ 0x180 │ │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ │ andle sp, r3, r2, asr pc │ │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ │ andle r0, r0, r0, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r1, r4, #48, 28 @ 0x300 │ │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ │ @ instruction: 0x011a48d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2567974,71 +2567746,71 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ │ @ instruction: 0x011a6598 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq ip, r1, r0, r0 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ tsteq sl, r8, lsr #11 │ │ │ │ │ - eoreq r1, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r1, r4, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x011a65b0 │ │ │ │ │ andle sp, r3, r3, asr pc │ │ │ │ │ @ instruction: 0x011a65b8 │ │ │ │ │ andle r0, r0, pc, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r1, r4, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a65f0 │ │ │ │ │ @ instruction: 0x011a65d8 │ │ │ │ │ - eoreq r1, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r1, r4, #168, 28 @ 0xa80 │ │ │ │ │ tsteq sl, r0, ror #11 │ │ │ │ │ andle r0, r0, pc, asr sp │ │ │ │ │ tsteq sl, r8, ror #11 │ │ │ │ │ andle r0, r0, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r1, r4, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a65f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r5, r8, lsr #23 │ │ │ │ │ @ instruction: 0x011ebbd8 │ │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ │ - eoreq r1, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r1, r4, #240, 28 @ 0xf00 │ │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ │ mulle lr, pc, r9 @ │ │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, lsr #6 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ │ andle r0, r0, r8, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r1, r4, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ │ - eoreq r1, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r1, r4, #56, 30 @ 0xe0 │ │ │ │ │ tsteq sl, r0, ror #12 │ │ │ │ │ andle r3, r3, sp, lsl #27 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ andle r0, r0, sl, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r1, r4, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ │ @ instruction: 0x011a6698 │ │ │ │ │ - eoreq r1, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r1, r4, #128, 30 @ 0x200 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ @ instruction: 0x0117e398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ tsteq sl, r0, lsl r7 │ │ │ │ │ andle r8, r2, r1, lsr ip │ │ │ │ │ tsteq sl, r8, lsl #13 │ │ │ │ │ @@ -2568054,47 +2567826,47 @@ │ │ │ │ │ @ instruction: 0x011a66f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sl, r0, ror #13 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq pc, r2, r8, fp @ │ │ │ │ │ + sbceq pc, r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x011a66f0 │ │ │ │ │ @ instruction: 0x011a66d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq ip, r0, r0, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ @ instruction: 0x011a6298 │ │ │ │ │ @ instruction: 0x011a4b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ tsteq sl, r8, lsl r7 │ │ │ │ │ andle r0, r0, sp, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r1, r4, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r7 │ │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ │ - eoreq r1, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r1, r4, #200, 30 @ 0x320 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ andle r3, r3, r8, lsr #23 │ │ │ │ │ tsteq sl, r8, asr #14 │ │ │ │ │ andle r0, r0, ip, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r4, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r1, r4, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a69d0 │ │ │ │ │ tsteq sl, r8, ror r7 │ │ │ │ │ - eoreq r2, r4, #8 │ │ │ │ │ + eoreq r2, r4, #32 │ │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ tsteq sl, r0, asr #19 │ │ │ │ │ andle r9, r2, r0, asr #8 │ │ │ │ │ tsteq sl, r8, lsl #15 │ │ │ │ │ @@ -2568157,15 +2567929,15 @@ │ │ │ │ │ tsteq sl, r8, ror #16 │ │ │ │ │ tsteq sl, r0, lsl r9 │ │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - ldrhteq sl, [r6], r0 │ │ │ │ │ + adcseq sl, r6, r0, ror #19 │ │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a66d0 │ │ │ │ │ tsteq sl, r8, asr #17 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x011a6890 │ │ │ │ │ ldrdeq ip, [r0, #-160] @ 0xffffff60 │ │ │ │ │ @@ -2568214,15 +2567986,15 @@ │ │ │ │ │ tsteq sl, r0, asr r9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r8, lsr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, ror #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ │ - smulleq pc, r2, r8, fp @ │ │ │ │ │ + sbceq pc, r2, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror r9 │ │ │ │ │ @ instruction: 0x011a6998 │ │ │ │ │ @ instruction: 0x011a6990 │ │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ │ @@ -2568240,135 +2568012,135 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r6, #-160] @ 0xffffff60 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ andle r0, r0, r2, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #32 │ │ │ │ │ + eoreq r2, r4, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a69d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ │ tsteq sl, r8, ror #19 │ │ │ │ │ - eoreq r2, r4, #80 @ 0x50 │ │ │ │ │ + eoreq r2, r4, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x011a69f0 │ │ │ │ │ andle r9, r2, r4, lsl ip │ │ │ │ │ @ instruction: 0x011a69f8 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #104 @ 0x68 │ │ │ │ │ + eoreq r2, r4, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ │ - eoreq r2, r4, #152 @ 0x98 │ │ │ │ │ + eoreq r2, r4, #176 @ 0xb0 │ │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ │ ldrdle r7, [sp], -sl │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r7, [r5], r8 │ │ │ │ │ tsteq lr, r0, asr ip │ │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ │ andle r0, r0, r9, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #176 @ 0xb0 │ │ │ │ │ + eoreq r2, r4, #200 @ 0xc8 │ │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r5, r0, asr r9 │ │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #21 │ │ │ │ │ tsteq sl, r8, ror sl │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq sl, r8, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, lsl r4 │ │ │ │ │ + adcseq r9, r5, r0, asr #8 │ │ │ │ │ tsteq lr, r0, lsl #25 │ │ │ │ │ @ instruction: 0x011a6a98 │ │ │ │ │ - eoreq r2, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq r2, r4, #248 @ 0xf8 │ │ │ │ │ @ instruction: 0x011a6ab0 │ │ │ │ │ andle r5, pc, r6, lsl #29 │ │ │ │ │ tsteq sl, r8, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror r5 │ │ │ │ │ tsteq lr, r8, asr #25 │ │ │ │ │ @ instruction: 0x011a6ab8 │ │ │ │ │ @ instruction: 0xd0000db7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #248 @ 0xf8 │ │ │ │ │ + eoreq r2, r4, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6af0 │ │ │ │ │ @ instruction: 0x011a6ad8 │ │ │ │ │ - eoreq r2, r4, #40, 2 │ │ │ │ │ + eoreq r2, r4, #64, 2 │ │ │ │ │ tsteq sl, r0, ror #21 │ │ │ │ │ andle sl, r5, sl, ror #3 │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ andle r0, r0, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #64, 2 │ │ │ │ │ + eoreq r2, r4, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr fp │ │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ │ - eoreq r2, r4, #112, 2 │ │ │ │ │ + eoreq r2, r4, #136, 2 @ 0x22 │ │ │ │ │ tsteq sl, r0, lsr fp │ │ │ │ │ @ instruction: 0xd000cab1 │ │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, lsr #13 │ │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ adceq r9, pc, r0, asr #14 │ │ │ │ │ tsteq lr, r0, ror #25 │ │ │ │ │ tsteq sl, r8, lsr fp │ │ │ │ │ mulle r0, pc, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r2, r4, #160, 2 @ 0x28 │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r1, r8, asr #3 │ │ │ │ │ @ instruction: 0x011ebcf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #23 │ │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ │ - eoreq r2, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r2, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ │ andle r0, r6, r0, asr #16 │ │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ │ @ instruction: 0xd00002b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r2, r4, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6bf8 │ │ │ │ │ @ instruction: 0x011a6b98 │ │ │ │ │ - eoreq r2, r4, #0, 4 │ │ │ │ │ + eoreq r2, r4, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq sl, r0, lsr #23 │ │ │ │ │ andle ip, r6, sp, lsl #31 │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ @ instruction: 0xd00012bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r2, r4, #48, 4 │ │ │ │ │ @ instruction: 0x011a6bb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ @ instruction: 0x011a6790 │ │ │ │ │ smlalbbeq r6, r0, r0, pc @ │ │ │ │ │ @ instruction: 0x011a6bd0 │ │ │ │ │ @@ -2568388,67 +2568160,67 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr ip │ │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r3, [pc], r0 @ │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ tsteq sl, r0, lsr #24 │ │ │ │ │ - eoreq r2, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r2, r4, #96, 4 │ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ │ @ instruction: 0xd006e2b1 │ │ │ │ │ tsteq sl, r0, lsr ip │ │ │ │ │ andle r0, r0, sp, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #96, 4 │ │ │ │ │ + eoreq r2, r4, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ │ - eoreq r2, r4, #144, 4 │ │ │ │ │ + eoreq r2, r4, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq sl, r0, ror #24 │ │ │ │ │ strdle lr, [r6], -r7 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ andle r0, r0, fp, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r2, r4, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #25 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #26 │ │ │ │ │ @ instruction: 0x011a6c98 │ │ │ │ │ - eoreq r2, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r2, r4, #240, 4 │ │ │ │ │ tsteq sl, r0, lsr #25 │ │ │ │ │ @ instruction: 0xd006e6bf │ │ │ │ │ tsteq sl, r8, lsr #25 │ │ │ │ │ andle r0, r0, fp, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #240, 4 │ │ │ │ │ + eoreq r2, r4, #8, 6 @ 0x20000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a6cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6cf8 │ │ │ │ │ @ instruction: 0x011a6cd8 │ │ │ │ │ - eoreq r2, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r2, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ andle lr, r6, pc, ror #15 │ │ │ │ │ tsteq sl, r8, ror #25 │ │ │ │ │ andle r0, r0, r0, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r2, r4, #80, 6 @ 0x40000001 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror sp │ │ │ │ │ tsteq sl, r0, lsl sp │ │ │ │ │ @@ -2568466,57 +2568238,57 @@ │ │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r1, [r0], #8 │ │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ │ - eoreq r2, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r2, r4, #128, 6 │ │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ │ ldrdle fp, [r5], -r2 │ │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ │ mulle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #128, 6 │ │ │ │ │ + eoreq r2, r4, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ - eoreq r2, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r2, r4, #200, 6 @ 0x20000003 │ │ │ │ │ @ instruction: 0x011a6d90 │ │ │ │ │ andle r8, lr, ip │ │ │ │ │ @ instruction: 0x011a6d98 │ │ │ │ │ andle r0, r0, sp, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r2, r4, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6dd0 │ │ │ │ │ @ instruction: 0x011a6db8 │ │ │ │ │ - eoreq r2, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r2, r4, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq sl, r0, asr #27 │ │ │ │ │ andle r8, lr, sl, asr #1 │ │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ │ andle r0, r0, fp, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r2, r4, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6dd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #28 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ - eoreq r2, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r2, r4, #88, 8 @ 0x58000000 │ │ │ │ │ @ instruction: 0x011a6df0 │ │ │ │ │ andle r8, lr, sl, lsl #23 │ │ │ │ │ @ instruction: 0x011a6df8 │ │ │ │ │ andle r0, r0, r3, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r2, r4, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ tsteq sl, r8, lsl sp │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ │ @@ -2568524,35 +2568296,35 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ │ - eoreq r2, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r2, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ │ andle r4, r6, lr, lsr #8 │ │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ │ andle r0, r0, r2, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r2, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6eb0 │ │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ │ - eoreq r2, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r2, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, lsl r2 │ │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ │ andle ip, r0, pc, lsr sl │ │ │ │ │ tsteq sl, r8, lsl #29 │ │ │ │ │ andle r0, r0, r1, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r2, r4, #0, 10 │ │ │ │ │ tsteq r4, r0, lsr #20 │ │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r0, lsr #27 │ │ │ │ │ tsteq sl, r8, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2568562,33 +2568334,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6ef0 │ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r2, [pc], r0 @ │ │ │ │ │ tsteq lr, r0, lsr #27 │ │ │ │ │ @ instruction: 0x011a6ed8 │ │ │ │ │ - eoreq r2, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r2, r4, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq sl, r0, ror #29 │ │ │ │ │ mulle r4, r4, r3 │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ andle r0, r0, r1, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r2, r4, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #30 │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ - eoreq r2, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r2, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq sl, r0, lsl pc │ │ │ │ │ andle sl, r4, pc, ror #12 │ │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ │ mulle r0, r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r2, r4, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #31 │ │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2568596,59 +2568368,59 @@ │ │ │ │ │ tsteq sl, r0, lsl lr │ │ │ │ │ ldrheq sl, [r4], #192 @ 0xc0 │ │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011ebdb8 │ │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ │ - eoreq r2, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r2, r4, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq sl, r8, ror pc │ │ │ │ │ andle sl, r2, r9, rrx │ │ │ │ │ tsteq sl, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r8, asr #9 │ │ │ │ │ @ instruction: 0x011ebdd0 │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ @ instruction: 0xd00005b5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r2, r4, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6fb8 │ │ │ │ │ tsteq sl, r0, lsr #31 │ │ │ │ │ - eoreq r2, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r2, r4, #8, 12 @ 0x800000 │ │ │ │ │ tsteq sl, r8, lsr #31 │ │ │ │ │ andle r0, r2, ip, ror r3 │ │ │ │ │ @ instruction: 0x011a6fb0 │ │ │ │ │ andle r0, r0, r8, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r2, r4, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6ff0 │ │ │ │ │ @ instruction: 0x011a6fd0 │ │ │ │ │ - eoreq r2, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r2, r4, #80, 12 @ 0x5000000 │ │ │ │ │ @ instruction: 0x011a6fd8 │ │ │ │ │ andle r6, r0, sl, lsl r0 │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ andle r0, r0, r1, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r2, r4, #104, 12 @ 0x6800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a6ff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r8, asr sl │ │ │ │ │ + sbceq r6, r2, r0, lsr sl │ │ │ │ │ teqeq r0, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2568802,15 +2568574,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sp, r8, r8, asr #27 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, ror r6 @ │ │ │ │ │ + adcseq r4, pc, r0, asr #13 │ │ │ │ │ smulleq sl, r9, sp, sl │ │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2569660,24 +2569432,24 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq fp, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ - sbceq r8, fp, r0, lsl #23 │ │ │ │ │ + sbceq r0, ip, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ - eoreq r2, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r2, r4, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq sl, r8, lsl r0 │ │ │ │ │ andle r8, r8, r0, lsl #23 │ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ │ andle r0, r0, r3, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r2, r4, #176, 12 @ 0xb000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r0], #32 │ │ │ │ │ tsteq sl, r0, asr #32 │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ smlatteq pc, r0, fp, fp │ │ │ │ │ cmpeq r1, r0, lsl #21 │ │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ │ @@ -2569685,39 +2569457,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #1 │ │ │ │ │ tsteq sl, r8, rrx │ │ │ │ │ - eoreq r2, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r2, r4, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq sl, r0, ror r0 │ │ │ │ │ andle r9, r8, ip, lsl #1 │ │ │ │ │ tsteq sl, r8, ror r0 │ │ │ │ │ andle r0, r0, ip, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r2, r4, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ │ @ instruction: 0x011a8098 │ │ │ │ │ - eoreq r2, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r2, r4, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq sl, r0, lsr #1 │ │ │ │ │ ldrdle r9, [r8], -sp │ │ │ │ │ tsteq sl, r8, lsr #1 │ │ │ │ │ andle r0, r0, r6, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r2, r4, #64, 14 @ 0x1000000 │ │ │ │ │ ldrheq r8, [sl, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r8, lsl #4 │ │ │ │ │ tsteq lr, r8, ror #27 │ │ │ │ │ tsteq sl, r0, asr #30 │ │ │ │ │ - strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ + sbceq r6, r0, r8, asr #27 │ │ │ │ │ ldrsbeq r8, [sl, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq r8, [sl, -r8] │ │ │ │ │ tsteq lr, r8, ror #27 │ │ │ │ │ tsteq sl, r0, ror #1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ │ @@ -2569747,15 +2569519,15 @@ │ │ │ │ │ tsteq sl, r8, asr #2 │ │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr #21 │ │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sl, r0, ror #2 │ │ │ │ │ - strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ + sbceq r6, r0, r8, asr #27 │ │ │ │ │ tsteq sl, r8, lsr #3 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ │ rscseq r9, r9, r0, lsl #16 │ │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ │ rscseq r9, r9, r8, lsr #16 │ │ │ │ │ tsteq sl, r0, lsl #3 │ │ │ │ │ @@ -2569801,45 +2569573,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ │ tsteq sl, r8, lsr r2 │ │ │ │ │ - eoreq r2, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r2, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq sl, r0, asr #4 │ │ │ │ │ andle r9, r8, r4, lsl #6 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ andle r0, r0, r7, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r2, r4, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a8290 │ │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ │ - eoreq r2, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r2, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ tsteq sl, r0, ror r2 │ │ │ │ │ andle r3, r9, sp, ror r2 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ andle r0, r0, r4, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r2, r4, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a8298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr #1 │ │ │ │ │ @ instruction: 0x011a82b0 │ │ │ │ │ - eoreq r2, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r2, r4, #0, 16 │ │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ │ andle r9, r8, r9, lsl #6 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adceq sl, ip, r8, lsr #24 │ │ │ │ │ @ instruction: 0x011d3bf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2569881,15 +2569653,15 @@ │ │ │ │ │ tsteq sl, r0, ror #6 │ │ │ │ │ strheq r6, [r0], #32 │ │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ │ tsteq sl, r8, ror #5 │ │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ │ andle r0, r0, sl, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #0, 16 │ │ │ │ │ + eoreq r2, r4, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #7 │ │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrshteq lr, [r0], r0 │ │ │ │ │ tsteq sl, r0, asr r3 │ │ │ │ │ @ instruction: 0x011a8398 │ │ │ │ │ @@ -2569903,39 +2569675,39 @@ │ │ │ │ │ @ instruction: 0x011a83b8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ adcseq r9, r3, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ │ @ instruction: 0x011a83d0 │ │ │ │ │ - eoreq r2, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r2, r4, #72, 16 @ 0x480000 │ │ │ │ │ @ instruction: 0x011a83d8 │ │ │ │ │ ldrdle r9, [sl], -r0 │ │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ │ andle r0, r0, r1, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r2, r4, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a83f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ │ - eoreq r2, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r2, r4, #144, 16 @ 0x900000 │ │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ │ andle r9, r1, r0, lsr #11 │ │ │ │ │ tsteq sl, r0, lsl r4 │ │ │ │ │ andle r0, r0, r3, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r2, r4, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ │ tsteq sl, r0, lsr r4 │ │ │ │ │ - eoreq r2, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r2, r4, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ mulle r7, r0, sl │ │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ tsteq sl, r0, asr #1 │ │ │ │ │ @@ -2569943,833 +2569715,833 @@ │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ andle r0, r0, r1, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r2, r4, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #9 │ │ │ │ │ tsteq sl, r8, lsl #9 │ │ │ │ │ - eoreq r2, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r2, r4, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x011a8490 │ │ │ │ │ andle ip, r0, sp, asr fp │ │ │ │ │ @ instruction: 0x011a8498 │ │ │ │ │ andle r0, r0, r8, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r2, r4, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ │ @ instruction: 0x011a84b8 │ │ │ │ │ - eoreq r2, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r2, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x011a84d0 │ │ │ │ │ andle r6, r7, sl, lsl fp │ │ │ │ │ tsteq sl, r8, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r8, lsr r0 │ │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ │ @ instruction: 0x011a84d8 │ │ │ │ │ andle r0, r0, lr, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r2, r4, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl r5 │ │ │ │ │ @ instruction: 0x011a84f8 │ │ │ │ │ - eoreq r2, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r2, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ andle fp, r0, r7, lsr sl │ │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ │ @ instruction: 0xd00001be │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r2, r4, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ │ tsteq sl, r8, lsr r5 │ │ │ │ │ - eoreq r2, r4, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r2, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ │ andle lr, r1, sp, lsr #20 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ andle r0, r0, sl, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r2, r4, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #11 │ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ │ - eoreq r2, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r2, r4, #64, 20 @ 0x40000 │ │ │ │ │ tsteq sl, r0, ror r5 │ │ │ │ │ andle r0, r7, r3, asr #23 │ │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ │ andle r0, r0, r1, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r2, r4, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a85b0 │ │ │ │ │ @ instruction: 0x011a8598 │ │ │ │ │ - eoreq r2, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r2, r4, #136, 20 @ 0x88000 │ │ │ │ │ tsteq sl, r0, lsr #11 │ │ │ │ │ andle pc, sl, r5, lsl #27 │ │ │ │ │ tsteq sl, r8, lsr #11 │ │ │ │ │ andle r0, r0, fp, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r2, r4, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a85b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #11 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ - eoreq r2, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r2, r4, #208, 20 @ 0xd0000 │ │ │ │ │ @ instruction: 0x011a85d0 │ │ │ │ │ andle pc, sl, r5, ror pc @ │ │ │ │ │ @ instruction: 0x011a85d8 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r2, r4, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ │ @ instruction: 0x011a85f8 │ │ │ │ │ - eoreq r2, r4, #0, 22 │ │ │ │ │ + eoreq r2, r4, #24, 22 @ 0x6000 │ │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ │ andle pc, sl, sl, asr #31 │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r2, r4, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #13 │ │ │ │ │ + tsteq sl, r0, lsl #13 │ │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ │ + eoreq r2, r4, #96, 22 @ 0x18000 │ │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ tsteq sl, r0, asr r6 │ │ │ │ │ - eoreq r2, r4, #72, 22 @ 0x12000 │ │ │ │ │ + andle ip, r0, r2, asr #26 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r5, r8, ror #22 │ │ │ │ │ tsteq lr, r8, ror lr │ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ │ - andle ip, r0, r2, asr #26 │ │ │ │ │ - tsteq sl, r0, lsl #13 │ │ │ │ │ andle r0, r0, sl, lsl r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r4, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ adcseq sl, r6, r0, lsl #13 │ │ │ │ │ @ instruction: 0x011ebe90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8690 │ │ │ │ │ + tsteq sl, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a86b8 │ │ │ │ │ + @ instruction: 0x011a86b0 │ │ │ │ │ + @ instruction: 0x011a8698 │ │ │ │ │ + eoreq r2, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq sl, r0, lsr #13 │ │ │ │ │ - eoreq r2, r4, #144, 22 @ 0x24000 │ │ │ │ │ - tsteq sl, r8, lsr #13 │ │ │ │ │ andle r3, r9, r3, ror #30 │ │ │ │ │ - @ instruction: 0x011a86b0 │ │ │ │ │ + tsteq sl, r8, lsr #13 │ │ │ │ │ andle r0, r0, r6, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r2, r4, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #13 │ │ │ │ │ + @ instruction: 0x011a86b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r7 │ │ │ │ │ + tsteq sl, r8, lsl #14 │ │ │ │ │ + tsteq sl, r8, asr #13 │ │ │ │ │ + eoreq r2, r4, #240, 22 @ 0x3c000 │ │ │ │ │ @ instruction: 0x011a86d0 │ │ │ │ │ - eoreq r2, r4, #216, 22 @ 0x36000 │ │ │ │ │ - tsteq sl, r0, lsl #14 │ │ │ │ │ andle lr, fp, pc, ror lr │ │ │ │ │ + tsteq sl, r0, lsl #14 │ │ │ │ │ + mulle r0, sl, r7 │ │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ │ adcseq lr, pc, r0, lsl #26 │ │ │ │ │ adceq r8, sp, r8, ror #13 │ │ │ │ │ ldrsbeq r2, [sl, -r0] │ │ │ │ │ @ instruction: 0x011a86f8 │ │ │ │ │ ldrsbeq r2, [sl, -r0] │ │ │ │ │ adcseq r1, r2, r0, lsl #20 │ │ │ │ │ ldrsheq r2, [sl, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r2, [sl, -r8] │ │ │ │ │ - tsteq sl, r8, lsl #14 │ │ │ │ │ - mulle r0, sl, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r2, r4, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ │ + tsteq sl, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #14 │ │ │ │ │ + tsteq sl, r8, lsr r7 │ │ │ │ │ + tsteq sl, r0, lsr #14 │ │ │ │ │ + eoreq r2, r4, #56, 24 @ 0x3800 │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ - eoreq r2, r4, #32, 24 @ 0x2000 │ │ │ │ │ - tsteq sl, r0, lsr r7 │ │ │ │ │ andle pc, fp, sl, lsr #12 │ │ │ │ │ - tsteq sl, r8, lsr r7 │ │ │ │ │ + tsteq sl, r0, lsr r7 │ │ │ │ │ andle r0, r0, r3, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r2, r4, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #14 │ │ │ │ │ + tsteq sl, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8798 │ │ │ │ │ + @ instruction: 0x011a8790 │ │ │ │ │ + tsteq sl, r0, asr r7 │ │ │ │ │ + eoreq r2, r4, #128, 24 @ 0x8000 │ │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ │ - eoreq r2, r4, #104, 24 @ 0x6800 │ │ │ │ │ + ldrdle r8, [r0], -fp │ │ │ │ │ tsteq sl, r8, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ adcseq fp, sp, r8, lsr #24 │ │ │ │ │ tsteq lr, r8, lsr #29 │ │ │ │ │ tsteq sl, r8, lsl #15 │ │ │ │ │ - ldrdle r8, [r0], -fp │ │ │ │ │ + @ instruction: 0xd00008bf │ │ │ │ │ tsteq sl, r0, lsl #15 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ ldrshteq pc, [r6], r0 @ │ │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ │ - @ instruction: 0x011a8790 │ │ │ │ │ - @ instruction: 0xd00008bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r2, r4, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #15 │ │ │ │ │ + @ instruction: 0x011a8798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #15 │ │ │ │ │ + tsteq sl, r0, asr #15 │ │ │ │ │ + tsteq sl, r8, lsr #15 │ │ │ │ │ + eoreq r2, r4, #200, 24 @ 0xc800 │ │ │ │ │ @ instruction: 0x011a87b0 │ │ │ │ │ - eoreq r2, r4, #176, 24 @ 0xb000 │ │ │ │ │ - @ instruction: 0x011a87b8 │ │ │ │ │ andle r3, r5, sp, ror #17 │ │ │ │ │ - tsteq sl, r0, asr #15 │ │ │ │ │ + @ instruction: 0x011a87b8 │ │ │ │ │ andle r0, r0, pc, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r2, r4, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a87d0 │ │ │ │ │ + tsteq sl, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r8 │ │ │ │ │ + tsteq sl, r8, lsr #16 │ │ │ │ │ + @ instruction: 0x011a87d8 │ │ │ │ │ + eoreq r2, r4, #16, 26 @ 0x400 │ │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ │ - eoreq r2, r4, #248, 24 @ 0xf800 │ │ │ │ │ - @ instruction: 0x011a87f8 │ │ │ │ │ andle r0, r2, r9, asr #14 │ │ │ │ │ + @ instruction: 0x011a87f8 │ │ │ │ │ + andle r0, r0, r3, ror r2 │ │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ │ tsteq sp, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ - tsteq sl, r8, lsr #16 │ │ │ │ │ - andle r0, r0, r3, ror r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r4, #40, 26 @ 0xa00 │ │ │ │ │ tsteq sl, r8, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #29 │ │ │ │ │ tsteq sl, r8, asr #8 │ │ │ │ │ teqeq r0, r0, asr #8 │ │ │ │ │ tsteq sl, r0, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, asr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #16 │ │ │ │ │ + tsteq sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror r8 │ │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, ror #25 │ │ │ │ │ @ instruction: 0x011ebed8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8898 │ │ │ │ │ + tsteq sl, r0, asr r8 │ │ │ │ │ + eoreq r2, r4, #88, 26 @ 0x1600 │ │ │ │ │ tsteq sl, r8, ror #16 │ │ │ │ │ - eoreq r2, r4, #64, 26 @ 0x1000 │ │ │ │ │ + andle fp, r8, ip, lsl lr │ │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, lr, r0, asr #7 │ │ │ │ │ + strdeq r7, [lr], r0 @ │ │ │ │ │ @ instruction: 0x011ebef0 │ │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ │ - andle fp, r8, ip, lsl lr │ │ │ │ │ - tsteq sl, r8, ror r8 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r2, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a8898 │ │ │ │ │ @ instruction: 0x011a8890 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #17 │ │ │ │ │ + tsteq sl, r0, asr #17 │ │ │ │ │ + tsteq sl, r8, lsr #17 │ │ │ │ │ + eoreq r2, r4, #160, 26 @ 0x2800 │ │ │ │ │ @ instruction: 0x011a88b0 │ │ │ │ │ - eoreq r2, r4, #136, 26 @ 0x2200 │ │ │ │ │ - @ instruction: 0x011a88b8 │ │ │ │ │ andle pc, r5, sl, asr #28 │ │ │ │ │ - tsteq sl, r0, asr #17 │ │ │ │ │ + @ instruction: 0x011a88b8 │ │ │ │ │ andle r0, r0, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r2, r4, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a88d0 │ │ │ │ │ + tsteq sl, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r9 │ │ │ │ │ + tsteq sl, r8, lsr #18 │ │ │ │ │ + @ instruction: 0x011a88d8 │ │ │ │ │ + eoreq r2, r4, #232, 26 @ 0x3a00 │ │ │ │ │ @ instruction: 0x011a88f0 │ │ │ │ │ - eoreq r2, r4, #208, 26 @ 0x3400 │ │ │ │ │ + andle r8, r2, r0, lsl #31 │ │ │ │ │ tsteq sl, r8, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ tsteq sl, r0, lsl #18 │ │ │ │ │ - andle r8, r2, r0, lsl #31 │ │ │ │ │ + andle r0, r0, r0, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - tsteq sl, r8, lsr #18 │ │ │ │ │ - andle r0, r0, r0, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r4, #0, 28 │ │ │ │ │ tsteq sl, r0, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r0, r8, asr #12 │ │ │ │ │ + adcseq r3, r0, r8, lsl r6 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ tsteq sl, r0, lsr #18 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq fp, sp, r0, lsr r6 │ │ │ │ │ @ instruction: 0x011a88f8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r9 │ │ │ │ │ + tsteq sl, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #18 │ │ │ │ │ + tsteq sl, r8, asr r9 │ │ │ │ │ + tsteq sl, r0, asr #18 │ │ │ │ │ + eoreq r2, r4, #48, 28 @ 0x300 │ │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ │ - eoreq r2, r4, #24, 28 @ 0x180 │ │ │ │ │ - tsteq sl, r0, asr r9 │ │ │ │ │ andle fp, r8, lr, ror #28 │ │ │ │ │ - tsteq sl, r8, asr r9 │ │ │ │ │ + tsteq sl, r0, asr r9 │ │ │ │ │ andle r0, r0, r3, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r2, r4, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #18 │ │ │ │ │ + tsteq sl, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #19 │ │ │ │ │ + @ instruction: 0x011a8998 │ │ │ │ │ + tsteq sl, r0, ror r9 │ │ │ │ │ + eoreq r2, r4, #120, 28 @ 0x780 │ │ │ │ │ tsteq sl, r8, ror r9 │ │ │ │ │ - eoreq r2, r4, #96, 28 @ 0x600 │ │ │ │ │ - tsteq sl, r0, lsl #19 │ │ │ │ │ andle sp, r6, sl, asr r6 │ │ │ │ │ - @ instruction: 0x011a8998 │ │ │ │ │ + tsteq sl, r0, lsl #19 │ │ │ │ │ andle r0, r0, r8, lsr #32 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r4, #144, 28 @ 0x900 │ │ │ │ │ @ instruction: 0x011a8990 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #19 │ │ │ │ │ + tsteq sl, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #19 │ │ │ │ │ + @ instruction: 0x011a89d8 │ │ │ │ │ + @ instruction: 0x011a89b0 │ │ │ │ │ + eoreq r2, r4, #192, 28 @ 0xc00 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ - eoreq r2, r4, #168, 28 @ 0xa80 │ │ │ │ │ + andle sp, r6, r3, lsl #13 │ │ │ │ │ tsteq sl, r0, asr #19 │ │ │ │ │ adcseq sp, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ @ instruction: 0x011a89d0 │ │ │ │ │ - andle sp, r6, r3, lsl #13 │ │ │ │ │ - @ instruction: 0x011a89d8 │ │ │ │ │ andle r0, r0, r4, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r2, r4, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #19 │ │ │ │ │ + tsteq sl, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr sl │ │ │ │ │ + tsteq sl, r0, lsr sl │ │ │ │ │ + @ instruction: 0x011a89f0 │ │ │ │ │ + eoreq r2, r4, #8, 30 │ │ │ │ │ tsteq sl, r0, lsl sl │ │ │ │ │ - eoreq r2, r4, #240, 28 @ 0xf00 │ │ │ │ │ + andle sl, r2, r7, asr #12 │ │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ │ - andle sl, r2, r7, asr #12 │ │ │ │ │ - tsteq sl, r0, lsr sl │ │ │ │ │ andle r0, r0, fp, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r4, #32, 30 @ 0x80 │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r0, r8, lsr r5 │ │ │ │ │ tsteq lr, r0, asr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #20 │ │ │ │ │ + tsteq sl, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #20 │ │ │ │ │ + tsteq sl, r0, ror #20 │ │ │ │ │ + tsteq sl, r8, asr #20 │ │ │ │ │ + eoreq r2, r4, #80, 30 @ 0x140 │ │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ │ - eoreq r2, r4, #56, 30 @ 0xe0 │ │ │ │ │ - tsteq sl, r8, asr sl │ │ │ │ │ andle fp, r8, r2, asr pc │ │ │ │ │ - tsteq sl, r0, ror #20 │ │ │ │ │ + tsteq sl, r8, asr sl │ │ │ │ │ andle r0, r0, lr, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r2, r4, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror sl │ │ │ │ │ + tsteq sl, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #21 │ │ │ │ │ + tsteq sl, r0, lsr #21 │ │ │ │ │ + tsteq sl, r8, ror sl │ │ │ │ │ + eoreq r2, r4, #152, 30 @ 0x260 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ - eoreq r2, r4, #128, 30 @ 0x200 │ │ │ │ │ - tsteq sl, r8, lsl #21 │ │ │ │ │ andle fp, r8, r5, ror #31 │ │ │ │ │ - tsteq sl, r0, lsr #21 │ │ │ │ │ + tsteq sl, r8, lsl #21 │ │ │ │ │ andle r0, r0, r5, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r4, #176, 30 @ 0x2c0 │ │ │ │ │ @ instruction: 0x011a8a98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8ab0 │ │ │ │ │ + tsteq sl, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8ad8 │ │ │ │ │ + @ instruction: 0x011a8ad0 │ │ │ │ │ + @ instruction: 0x011a8ab8 │ │ │ │ │ + eoreq r2, r4, #224, 30 @ 0x380 │ │ │ │ │ tsteq sl, r0, asr #21 │ │ │ │ │ - eoreq r2, r4, #200, 30 @ 0x320 │ │ │ │ │ - tsteq sl, r8, asr #21 │ │ │ │ │ @ instruction: 0xd009c3b0 │ │ │ │ │ - @ instruction: 0x011a8ad0 │ │ │ │ │ + tsteq sl, r8, asr #21 │ │ │ │ │ andle r0, r0, fp, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r3, r4, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #21 │ │ │ │ │ + @ instruction: 0x011a8ad8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsl fp │ │ │ │ │ umlalseq r2, r1, r8, sp │ │ │ │ │ teqeq r0, r8, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #22 │ │ │ │ │ + @ instruction: 0x011a8af0 │ │ │ │ │ + eoreq r3, r4, #56 @ 0x38 │ │ │ │ │ @ instruction: 0x011a8af8 │ │ │ │ │ - eoreq r3, r4, #32 │ │ │ │ │ - tsteq sl, r0, lsl #22 │ │ │ │ │ @ instruction: 0xd00e5fb9 │ │ │ │ │ - tsteq sl, r8, lsl fp │ │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ │ andle r0, r0, fp, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r4, #80 @ 0x50 │ │ │ │ │ tsteq sl, r0, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r8, lsr #18 │ │ │ │ │ tsteq lr, r0, lsl #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr fp │ │ │ │ │ + tsteq sl, r0, lsr #22 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror fp │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsr fp │ │ │ │ │ adcseq pc, r7, r8, lsl lr @ │ │ │ │ │ @ instruction: 0x011ebf98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #23 │ │ │ │ │ + tsteq sl, r8, asr fp │ │ │ │ │ + eoreq r3, r4, #128 @ 0x80 │ │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ │ - eoreq r3, r4, #104 @ 0x68 │ │ │ │ │ + andle r9, r2, r3, asr #30 │ │ │ │ │ @ instruction: 0x01134f90 │ │ │ │ │ teqeq r0, r0, lsl #1 │ │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ │ - andle r9, r2, r3, asr #30 │ │ │ │ │ - tsteq sl, r8, ror fp │ │ │ │ │ andle r0, r0, r5, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #128 @ 0x80 │ │ │ │ │ + eoreq r3, r4, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #23 │ │ │ │ │ + tsteq sl, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8bb0 │ │ │ │ │ + tsteq sl, r8, lsr #23 │ │ │ │ │ + @ instruction: 0x011a8b90 │ │ │ │ │ + eoreq r3, r4, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011a8b98 │ │ │ │ │ - eoreq r3, r4, #176 @ 0xb0 │ │ │ │ │ - tsteq sl, r0, lsr #23 │ │ │ │ │ andle r6, r7, r3, lsl #12 │ │ │ │ │ - tsteq sl, r8, lsr #23 │ │ │ │ │ + tsteq sl, r0, lsr #23 │ │ │ │ │ andle r0, r0, r3, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8bb8 │ │ │ │ │ + eoreq r3, r4, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #23 │ │ │ │ │ + @ instruction: 0x011a8bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #24 │ │ │ │ │ - @ instruction: 0x011a8bd0 │ │ │ │ │ - eoreq r3, r4, #248 @ 0xf8 │ │ │ │ │ @ instruction: 0x011a8bf0 │ │ │ │ │ + tsteq sl, r0, asr #23 │ │ │ │ │ + eoreq r3, r4, #16, 2 │ │ │ │ │ + tsteq sl, r8, asr #23 │ │ │ │ │ andle r4, r8, r0, asr r2 │ │ │ │ │ + @ instruction: 0x011a8bd0 │ │ │ │ │ + andle r0, r0, sp, ror #9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r4, #40, 2 │ │ │ │ │ tsteq sl, r0, ror #23 │ │ │ │ │ addeq r5, r0, r0, ror #29 │ │ │ │ │ tsteq sl, r8, ror #23 │ │ │ │ │ addeq r5, r0, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, r0, r0, lsr pc │ │ │ │ │ - @ instruction: 0x011a8bf8 │ │ │ │ │ - andle r0, r0, sp, ror #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #24 │ │ │ │ │ + @ instruction: 0x011a8bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8c98 │ │ │ │ │ - tsteq sl, r8, lsl ip │ │ │ │ │ - eoreq r3, r4, #64, 2 │ │ │ │ │ tsteq sl, r0, asr ip │ │ │ │ │ + tsteq sl, r8, lsl #24 │ │ │ │ │ + eoreq r3, r4, #88, 2 │ │ │ │ │ + tsteq sl, r0, lsl ip │ │ │ │ │ ldrdle ip, [r9], -r4 │ │ │ │ │ + tsteq sl, r8, lsl ip │ │ │ │ │ + andle r0, r0, r4, ror sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r4, #112, 2 │ │ │ │ │ tsteq sl, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, lsr ip │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ tsteq sl, r8, lsr ip │ │ │ │ │ teqeq r0, r8, asr r0 │ │ │ │ │ tsteq sl, r0, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ adcseq r3, r2, r8, asr #31 │ │ │ │ │ @ instruction: 0x011ebfb0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ │ - andle r0, r0, r4, ror sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #88, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ tsteq sl, r0, ror ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r1, r8, asr r7 @ │ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ │ @ instruction: 0x011a8c90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq r3, pc, r8, r0 @ │ │ │ │ │ + adceq r3, pc, r8, asr #2 │ │ │ │ │ tsteq sl, r0, ror #24 │ │ │ │ │ adceq sl, lr, r0, lsl #4 │ │ │ │ │ tsteq lr, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8cf0 │ │ │ │ │ + eoreq r3, r4, #160, 2 @ 0x28 │ │ │ │ │ + @ instruction: 0x011a8cb8 │ │ │ │ │ + andle r0, r7, r3, asr #30 │ │ │ │ │ @ instruction: 0x011a8cb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011f5190 │ │ │ │ │ tsteq lr, r0, ror #31 │ │ │ │ │ tsteq sl, r0, asr #25 │ │ │ │ │ - eoreq r3, r4, #136, 2 @ 0x22 │ │ │ │ │ - tsteq sl, r0, ror #25 │ │ │ │ │ - andle r0, r7, r3, asr #30 │ │ │ │ │ + andle r0, r0, ip, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r4, #184, 2 @ 0x2e │ │ │ │ │ @ instruction: 0x011a8cd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq sp, r8, r0, r2 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ adcseq r0, r7, r8, lsr #23 │ │ │ │ │ teqeq r0, r8, lsr #1 │ │ │ │ │ - tsteq sl, r8, ror #25 │ │ │ │ │ - andle r0, r0, ip, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8cf8 │ │ │ │ │ + tsteq sl, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #26 │ │ │ │ │ - tsteq sl, r8, lsl #26 │ │ │ │ │ - eoreq r3, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq sl, r0, lsl sp │ │ │ │ │ + @ instruction: 0x011a8cf8 │ │ │ │ │ + eoreq r3, r4, #232, 2 @ 0x3a │ │ │ │ │ + tsteq sl, r0, lsl #26 │ │ │ │ │ mulle r9, r6, r1 │ │ │ │ │ - tsteq sl, r8, lsl sp │ │ │ │ │ + tsteq sl, r8, lsl #26 │ │ │ │ │ andle r0, r0, sl, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r3, r4, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #26 │ │ │ │ │ + tsteq sl, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror sp │ │ │ │ │ - tsteq sl, r8, lsr sp │ │ │ │ │ - eoreq r3, r4, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ │ + tsteq sl, r8, lsr #26 │ │ │ │ │ + eoreq r3, r4, #48, 4 │ │ │ │ │ + tsteq sl, r0, lsr sp │ │ │ │ │ andle r7, r9, lr, lsl #13 │ │ │ │ │ + tsteq sl, r8, lsr sp │ │ │ │ │ + @ instruction: 0xd00004b8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r4, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ tsteq sl, r0, lsl r8 │ │ │ │ │ cmpeq r1, r0, asr #13 │ │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror sp │ │ │ │ │ - @ instruction: 0xd00004b8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #27 │ │ │ │ │ tsteq sl, r0, lsl #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #27 │ │ │ │ │ + eoreq r3, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + @ instruction: 0x011a8d90 │ │ │ │ │ + andle pc, r0, r2, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x011a8d98 │ │ │ │ │ - eoreq r3, r4, #96, 4 │ │ │ │ │ - tsteq sl, r0, lsr #27 │ │ │ │ │ - andle pc, r0, r2, ror #10 │ │ │ │ │ - @ instruction: 0x011a8db8 │ │ │ │ │ andle r0, r0, r5, lsl #7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r4, #144, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a8db8 │ │ │ │ │ @ instruction: 0x011a8db0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r6, r0, lsr lr @ │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #120, 4 @ 0x80000007 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl lr │ │ │ │ │ - @ instruction: 0x011a8dd8 │ │ │ │ │ - eoreq r3, r4, #168, 4 @ 0x8000000a │ │ │ │ │ @ instruction: 0x011a8df0 │ │ │ │ │ + tsteq sl, r8, asr #27 │ │ │ │ │ + eoreq r3, r4, #192, 4 │ │ │ │ │ + @ instruction: 0x011a8dd0 │ │ │ │ │ andle sl, r2, r9, lsr #2 │ │ │ │ │ + @ instruction: 0x011a8dd8 │ │ │ │ │ + andle r0, r0, r1, lsl #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r3, r4, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, ror r6 │ │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a8df8 │ │ │ │ │ - andle r0, r0, r1, lsl #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #192, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr lr │ │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr r0 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #28 │ │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ │ - eoreq r3, r4, #240, 4 │ │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ │ + eoreq r3, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + tsteq sl, r0, lsr #28 │ │ │ │ │ strdle r7, [r9], -sl │ │ │ │ │ - tsteq sl, r0, asr #28 │ │ │ │ │ + tsteq sl, r8, lsr #28 │ │ │ │ │ andle r0, r0, pc, lsl #9 │ │ │ │ │ - andle r0, r0, r1 │ │ │ │ │ - andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r3, r4, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr lr │ │ │ │ │ + tsteq sl, r0, asr #28 │ │ │ │ │ + andle r0, r0, r1 │ │ │ │ │ + andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #29 │ │ │ │ │ - tsteq sl, r0, ror #28 │ │ │ │ │ - eoreq r3, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ │ + tsteq sl, r0, asr lr │ │ │ │ │ + eoreq r3, r4, #80, 6 @ 0x40000001 │ │ │ │ │ + tsteq sl, r8, asr lr │ │ │ │ │ andle r8, r9, lr, asr #7 │ │ │ │ │ - tsteq sl, r0, ror lr │ │ │ │ │ + tsteq sl, r0, ror #28 │ │ │ │ │ ldrdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r3, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #29 │ │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r1, [pc, -r0] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a8e90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8eb8 │ │ │ │ │ - tsteq sl, r0, lsr #29 │ │ │ │ │ - eoreq r3, r4, #128, 6 │ │ │ │ │ - tsteq sl, r8, lsr #29 │ │ │ │ │ + eoreq r3, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + @ instruction: 0x011a8e98 │ │ │ │ │ andle r5, r7, sp, lsl #23 │ │ │ │ │ - @ instruction: 0x011a8eb0 │ │ │ │ │ + tsteq sl, r0, lsr #29 │ │ │ │ │ andle r0, r0, r3, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r3, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011a8eb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8ef8 │ │ │ │ │ - @ instruction: 0x011a8ed0 │ │ │ │ │ - eoreq r3, r4, #200, 6 @ 0x20000003 │ │ │ │ │ @ instruction: 0x011a8ed8 │ │ │ │ │ + tsteq sl, r0, asr #29 │ │ │ │ │ + eoreq r3, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ │ andle sp, r0, r1, lsl #3 │ │ │ │ │ - tsteq sl, r0, ror #29 │ │ │ │ │ + @ instruction: 0x011a8ed0 │ │ │ │ │ andle r0, r0, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r3, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011a8ef8 │ │ │ │ │ @ instruction: 0x011a8ef0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #10 │ │ │ │ │ tsteq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #30 │ │ │ │ │ + tsteq sl, r0, lsr #30 │ │ │ │ │ + tsteq sl, r8, lsl #30 │ │ │ │ │ + eoreq r3, r4, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq sl, r0, lsl pc │ │ │ │ │ - eoreq r3, r4, #16, 8 @ 0x10000000 │ │ │ │ │ - tsteq sl, r8, lsl pc │ │ │ │ │ strdle r5, [r7], -r5 @ │ │ │ │ │ - tsteq sl, r0, lsr #30 │ │ │ │ │ + tsteq sl, r8, lsl pc │ │ │ │ │ andle r0, r0, pc, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r3, r4, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr pc │ │ │ │ │ + tsteq sl, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #31 │ │ │ │ │ + tsteq sl, r0, asr pc │ │ │ │ │ + tsteq sl, r8, lsr pc │ │ │ │ │ + eoreq r3, r4, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq sl, r0, asr #30 │ │ │ │ │ - eoreq r3, r4, #88, 8 @ 0x58000000 │ │ │ │ │ - tsteq sl, r8, asr #30 │ │ │ │ │ andle r6, r7, r5, lsl #3 │ │ │ │ │ - tsteq sl, r0, asr pc │ │ │ │ │ + tsteq sl, r8, asr #30 │ │ │ │ │ andle r0, r0, r3, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r3, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #31 │ │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #1 │ │ │ │ │ tsteq sl, r0, asr sp │ │ │ │ │ smlalseq r5, fp, r8, fp │ │ │ │ │ tsteq sl, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8ff0 │ │ │ │ │ + tsteq sl, r8, ror #31 │ │ │ │ │ + tsteq sl, r0, lsr #31 │ │ │ │ │ + eoreq r3, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ @ instruction: 0x011a8f98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r1, r8, lsl r7 │ │ │ │ │ ldrsheq r1, [pc, -r8] │ │ │ │ │ @ instruction: 0x011a8fb8 │ │ │ │ │ - eoreq r3, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + ldrdle r6, [r7], -r1 │ │ │ │ │ @ instruction: 0x011a8fb0 │ │ │ │ │ teqeq r0, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ - ldrdle r6, [r7], -r1 │ │ │ │ │ + andle r0, r0, sp, lsl r2 │ │ │ │ │ tsteq sl, r8, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, ror r1 │ │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ │ @ instruction: 0x011a8fd8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq sp, r1, r0, lsl sp │ │ │ │ │ tsteq sl, r8, lsr #31 │ │ │ │ │ - tsteq sl, r8, ror #31 │ │ │ │ │ - andle r0, r0, sp, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r3, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a8ff8 │ │ │ │ │ + @ instruction: 0x011a8ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #32 │ │ │ │ │ - sbceq r8, pc, r0, lsl #23 │ │ │ │ │ + tsteq sl, r0, lsr #32 │ │ │ │ │ + tsteq sl, r8 │ │ │ │ │ + eoreq r3, r4, #0, 10 │ │ │ │ │ + sbceq r0, pc, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ - eoreq r3, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ - tsteq sl, r8, lsl r0 │ │ │ │ │ andle pc, r9, r3, lsl r0 @ │ │ │ │ │ - tsteq sl, r0, lsr #32 │ │ │ │ │ + tsteq sl, r8, lsl r0 │ │ │ │ │ andle r1, r0, sp, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #0, 10 │ │ │ │ │ + eoreq r3, r4, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r0 │ │ │ │ │ + tsteq sl, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r0 │ │ │ │ │ + tsteq sl, r0, ror r0 │ │ │ │ │ + tsteq sl, r8, lsr r0 │ │ │ │ │ + eoreq r3, r4, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq sl, r0, asr #32 │ │ │ │ │ - eoreq r3, r4, #48, 10 @ 0xc000000 │ │ │ │ │ - tsteq sl, r8, rrx │ │ │ │ │ andle r0, r6, r1, lsl fp │ │ │ │ │ + tsteq sl, r8, rrx │ │ │ │ │ + andle r0, r0, ip, ror #10 │ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ │ tsteq sl, r0, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, lsl r0 │ │ │ │ │ + ldrdeq r2, [lr], r8 @ │ │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ │ - tsteq sl, r0, ror r0 │ │ │ │ │ - andle r0, r0, ip, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r3, r4, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #1 │ │ │ │ │ + tsteq sl, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #1 │ │ │ │ │ + tsteq sl, r0, lsr #1 │ │ │ │ │ + tsteq sl, r8, lsl #1 │ │ │ │ │ + eoreq r3, r4, #144, 10 @ 0x24000000 │ │ │ │ │ @ instruction: 0x011a9090 │ │ │ │ │ - eoreq r3, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ - @ instruction: 0x011a9098 │ │ │ │ │ andle r8, r9, lr, asr #11 │ │ │ │ │ - tsteq sl, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x011a9098 │ │ │ │ │ strdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r3, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r9, [sl, -r0] │ │ │ │ │ + tsteq sl, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #1 │ │ │ │ │ + tsteq sl, r0, ror #1 │ │ │ │ │ + ldrheq r9, [sl, -r8] │ │ │ │ │ + eoreq r3, r4, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq sl, r0, asr #1 │ │ │ │ │ - eoreq r3, r4, #192, 10 @ 0x30000000 │ │ │ │ │ - ldrsbeq r9, [sl, -r8] │ │ │ │ │ andle sl, r2, r7, asr #13 │ │ │ │ │ + ldrsbeq r9, [sl, -r8] │ │ │ │ │ + andle r0, r0, ip, ror r0 │ │ │ │ │ ldrsbeq r9, [sl, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, lr, r8, asr r8 │ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ │ - tsteq sl, r0, ror #1 │ │ │ │ │ - andle r0, r0, ip, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r3, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r9, [sl, -r0] │ │ │ │ │ + tsteq sl, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r1 │ │ │ │ │ + tsteq sl, r0, lsl r1 │ │ │ │ │ + ldrsheq r9, [sl, -r8] │ │ │ │ │ + eoreq r3, r4, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq sl, r0, lsl #2 │ │ │ │ │ - eoreq r3, r4, #8, 12 @ 0x800000 │ │ │ │ │ - tsteq sl, r8, lsl #2 │ │ │ │ │ strdle ip, [r8], -pc @ │ │ │ │ │ - tsteq sl, r0, lsl r1 │ │ │ │ │ + tsteq sl, r8, lsl #2 │ │ │ │ │ andle r0, r0, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r3, r4, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ │ + tsteq sl, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a9298 │ │ │ │ │ + @ instruction: 0x011a9290 │ │ │ │ │ + tsteq sl, r8, lsr #2 │ │ │ │ │ + eoreq r3, r4, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ │ - eoreq r3, r4, #80, 12 @ 0x5000000 │ │ │ │ │ - tsteq sl, r8, lsl #5 │ │ │ │ │ mulle r3, r0, r2 │ │ │ │ │ + tsteq sl, r8, lsl #5 │ │ │ │ │ + andle r0, r0, lr, lsl r1 │ │ │ │ │ ldrshteq r0, [r5], r0 │ │ │ │ │ ldrsbeq r2, [r0, -r0]! │ │ │ │ │ tsteq sl, r8, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ tsteq pc, r8, lsl #3 │ │ │ │ │ tsteq sl, r8, ror #30 │ │ │ │ │ @@ -2570846,124 +2570618,124 @@ │ │ │ │ │ sbceq r1, r0, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror sp │ │ │ │ │ tsteq sl, r0, lsl #5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x011a9290 │ │ │ │ │ - andle r0, r0, lr, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r3, r4, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x011a9298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #5 │ │ │ │ │ + tsteq sl, r0, asr #5 │ │ │ │ │ + tsteq sl, r8, lsr #5 │ │ │ │ │ + eoreq r3, r4, #176, 12 @ 0xb000000 │ │ │ │ │ @ instruction: 0x011a92b0 │ │ │ │ │ - eoreq r3, r4, #152, 12 @ 0x9800000 │ │ │ │ │ - @ instruction: 0x011a92b8 │ │ │ │ │ andle r0, r9, r6, lsl #28 │ │ │ │ │ - tsteq sl, r0, asr #5 │ │ │ │ │ + @ instruction: 0x011a92b8 │ │ │ │ │ @ instruction: 0xd00004bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r3, r4, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a92d0 │ │ │ │ │ + tsteq sl, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ │ + tsteq sl, r8, lsl r3 │ │ │ │ │ + @ instruction: 0x011a92d8 │ │ │ │ │ + eoreq r3, r4, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ │ - eoreq r3, r4, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq sl, r0, lsl r3 │ │ │ │ │ ldrdle r1, [r9], -ip │ │ │ │ │ + tsteq sl, r0, lsl r3 │ │ │ │ │ + strdle r0, [r0], -r0 @ │ │ │ │ │ @ instruction: 0x011a92f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ │ tsteq sl, r0, asr r1 │ │ │ │ │ sbceq r9, r3, r8, ror #23 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ │ - tsteq sl, r8, lsl r3 │ │ │ │ │ - strdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r3, r4, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #6 │ │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r3 │ │ │ │ │ + tsteq sl, r8, asr #6 │ │ │ │ │ + tsteq sl, r0, lsr r3 │ │ │ │ │ + eoreq r3, r4, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ │ - eoreq r3, r4, #40, 14 @ 0xa00000 │ │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ │ andle r6, r0, fp, ror fp │ │ │ │ │ - tsteq sl, r8, asr #6 │ │ │ │ │ + tsteq sl, r0, asr #6 │ │ │ │ │ strhle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r3, r4, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr r3 │ │ │ │ │ + tsteq sl, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #7 │ │ │ │ │ + tsteq sl, r8, lsl #7 │ │ │ │ │ + tsteq sl, r0, ror #6 │ │ │ │ │ + eoreq r3, r4, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ │ - eoreq r3, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ - tsteq sl, r0, lsl #7 │ │ │ │ │ andle sl, r2, fp, lsr #8 │ │ │ │ │ + tsteq sl, r0, lsl #7 │ │ │ │ │ + andle r0, r0, lr, ror #2 │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f11b8 │ │ │ │ │ - tsteq sl, r8, lsl #7 │ │ │ │ │ - andle r0, r0, lr, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r3, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #7 │ │ │ │ │ @ instruction: 0x011a9398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror r1 │ │ │ │ │ tsteq pc, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a93d0 │ │ │ │ │ + tsteq sl, r8, asr #7 │ │ │ │ │ + @ instruction: 0x011a93b0 │ │ │ │ │ + eoreq r3, r4, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x011a93b8 │ │ │ │ │ - eoreq r3, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ - tsteq sl, r0, asr #7 │ │ │ │ │ mulle r2, sl, r5 │ │ │ │ │ - tsteq sl, r8, asr #7 │ │ │ │ │ + tsteq sl, r0, asr #7 │ │ │ │ │ andle r0, r0, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r3, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a93d8 │ │ │ │ │ + @ instruction: 0x011a93d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r4 │ │ │ │ │ + @ instruction: 0x011a93f8 │ │ │ │ │ + tsteq sl, r0, ror #7 │ │ │ │ │ + eoreq r3, r4, #24, 16 @ 0x180000 │ │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ │ - eoreq r3, r4, #0, 16 │ │ │ │ │ - @ instruction: 0x011a93f0 │ │ │ │ │ andle sp, r2, ip, asr lr │ │ │ │ │ - @ instruction: 0x011a93f8 │ │ │ │ │ + @ instruction: 0x011a93f0 │ │ │ │ │ andle r0, r0, sl, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r3, r4, #48, 16 @ 0x300000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl r4 │ │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #11 │ │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ │ + tsteq sl, r0, lsr r4 │ │ │ │ │ + eoreq r3, r4, #96, 16 @ 0x600000 │ │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r1, r8, lsr r5 │ │ │ │ │ tsteq pc, r0, lsr r2 @ │ │ │ │ │ tsteq sl, r8, lsr r4 │ │ │ │ │ - eoreq r3, r4, #72, 16 @ 0x480000 │ │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ │ andle sp, r2, r8, lsl pc │ │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ │ + mulle r0, r5, r0 │ │ │ │ │ tsteq sl, r8, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq fp, [fp], r0 │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ @ instruction: 0x011a92f8 │ │ │ │ │ sbceq r4, r0, r8, asr pc │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ @@ -2571032,110 +2570804,110 @@ │ │ │ │ │ sbceq ip, r2, r8, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq ip, [sl], #152 @ 0x98 │ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ │ - mulle r0, r5, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r3, r4, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #11 │ │ │ │ │ + tsteq sl, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a95b0 │ │ │ │ │ + tsteq sl, r8, lsr #11 │ │ │ │ │ + @ instruction: 0x011a9590 │ │ │ │ │ + eoreq r3, r4, #168, 16 @ 0xa80000 │ │ │ │ │ @ instruction: 0x011a9598 │ │ │ │ │ - eoreq r3, r4, #144, 16 @ 0x900000 │ │ │ │ │ - tsteq sl, r0, lsr #11 │ │ │ │ │ andle sp, r2, r7, asr #29 │ │ │ │ │ - tsteq sl, r8, lsr #11 │ │ │ │ │ + tsteq sl, r0, lsr #11 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r3, r4, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011a95b8 │ │ │ │ │ + @ instruction: 0x011a95b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #11 │ │ │ │ │ + @ instruction: 0x011a95d8 │ │ │ │ │ + tsteq sl, r0, asr #11 │ │ │ │ │ + eoreq r3, r4, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ - eoreq r3, r4, #216, 16 @ 0xd80000 │ │ │ │ │ - @ instruction: 0x011a95d0 │ │ │ │ │ andle sp, r2, r9, ror #27 │ │ │ │ │ - @ instruction: 0x011a95d8 │ │ │ │ │ + @ instruction: 0x011a95d0 │ │ │ │ │ andle r0, r0, r2, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r3, r4, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #11 │ │ │ │ │ + tsteq sl, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r6 │ │ │ │ │ + tsteq sl, r8, lsl #12 │ │ │ │ │ + @ instruction: 0x011a95f0 │ │ │ │ │ + eoreq r3, r4, #56, 18 @ 0xe0000 │ │ │ │ │ @ instruction: 0x011a95f8 │ │ │ │ │ - eoreq r3, r4, #32, 18 @ 0x80000 │ │ │ │ │ - tsteq sl, r0, lsl #12 │ │ │ │ │ andle r8, r6, r5, asr #24 │ │ │ │ │ - tsteq sl, r8, lsl #12 │ │ │ │ │ + tsteq sl, r0, lsl #12 │ │ │ │ │ andle r0, r0, r2, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r3, r4, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r6 │ │ │ │ │ + tsteq sl, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #12 │ │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ │ + tsteq sl, r0, lsr #12 │ │ │ │ │ + eoreq r3, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ │ - eoreq r3, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ - tsteq sl, r0, lsr r6 │ │ │ │ │ andle sp, r2, r7, asr #11 │ │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ │ + tsteq sl, r0, lsr r6 │ │ │ │ │ andle r0, r0, r3, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r3, r4, #152, 18 @ 0x260000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ │ - eoreq r3, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r3, r4, #200, 18 @ 0x320000 │ │ │ │ │ tsteq sl, r0, ror #12 │ │ │ │ │ andle sp, r2, fp, lsr r6 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ andle r0, r0, r9, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r3, r4, #224, 18 @ 0x380000 │ │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ │ @ instruction: 0x011812d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a96b0 │ │ │ │ │ @ instruction: 0x011a9698 │ │ │ │ │ - eoreq r3, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r3, r4, #16, 20 @ 0x10000 │ │ │ │ │ tsteq sl, r0, lsr #13 │ │ │ │ │ andle sp, r2, lr, asr #21 │ │ │ │ │ tsteq sl, r8, lsr #13 │ │ │ │ │ andle r0, r0, r2, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r3, r4, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a96b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ │ tsteq sl, r8, asr #13 │ │ │ │ │ - eoreq r3, r4, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r3, r4, #88, 20 @ 0x58000 │ │ │ │ │ tsteq sl, r0, ror #13 │ │ │ │ │ andle sp, r2, r7, ror sl │ │ │ │ │ @ instruction: 0x011a96d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ │ andle r0, r0, r6, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r3, r4, #112, 20 @ 0x70000 │ │ │ │ │ @ instruction: 0x011a96f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ strdeq lr, [sp, -r0] │ │ │ │ │ ldrshteq fp, [r4], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2571225,71 +2570997,71 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01406490 │ │ │ │ │ tsteq sl, r8, ror #16 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ │ - eoreq r3, r4, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r3, r4, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ @ instruction: 0xd002d9b2 │ │ │ │ │ tsteq sl, r8, lsl #17 │ │ │ │ │ andle r0, r0, r0, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r3, r4, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #17 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ - eoreq r3, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r3, r4, #232, 20 @ 0xe8000 │ │ │ │ │ @ instruction: 0x011a98b0 │ │ │ │ │ andle sp, r2, r5, lsr r9 │ │ │ │ │ @ instruction: 0x011a98b8 │ │ │ │ │ andle r0, r0, ip, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r3, r4, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl r9 │ │ │ │ │ @ instruction: 0x011a98d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr #5 │ │ │ │ │ tsteq sl, r8, ror #17 │ │ │ │ │ - eoreq r3, r4, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r3, r4, #48, 22 @ 0xc000 │ │ │ │ │ tsteq sl, r0, lsl #18 │ │ │ │ │ andle sp, r2, lr, ror #14 │ │ │ │ │ @ instruction: 0x011a98f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq lr, [sp, -r8] │ │ │ │ │ tsteq pc, r0, asr #5 │ │ │ │ │ tsteq sl, r8, lsl #18 │ │ │ │ │ andle r0, r0, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r3, r4, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #18 │ │ │ │ │ tsteq sl, r8, lsr #18 │ │ │ │ │ - eoreq r3, r4, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r3, r4, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq sl, r0, lsr r9 │ │ │ │ │ ldrdle r6, [r1], -r7 │ │ │ │ │ tsteq sl, r8, lsr r9 │ │ │ │ │ andle r0, r0, sl, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r3, r4, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #19 │ │ │ │ │ tsteq sl, r8, asr r9 │ │ │ │ │ - eoreq r3, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r3, r4, #192, 22 @ 0x30000 │ │ │ │ │ tsteq sl, r8, lsl #19 │ │ │ │ │ andle r9, sl, lr, lsl #24 │ │ │ │ │ tsteq sl, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f12f0 │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ @@ -2571297,81 +2571069,81 @@ │ │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f12f0 │ │ │ │ │ @ instruction: 0x011a9990 │ │ │ │ │ andle r0, r0, r2, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r3, r4, #216, 22 @ 0x36000 │ │ │ │ │ tsteq sl, r0, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, sp, r0, lsr #29 │ │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a99b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r0, lsr pc │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ @ instruction: 0x011a99d0 │ │ │ │ │ - eoreq r3, r4, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r3, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq sl, r8, ror #19 │ │ │ │ │ mulle r1, r3, r5 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ tsteq pc, r8, ror #6 │ │ │ │ │ @ instruction: 0x011a99f0 │ │ │ │ │ andle r0, r0, r5, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r3, r4, #32, 24 @ 0x2000 │ │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ │ tsteq pc, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ │ tsteq sl, r0, lsr #20 │ │ │ │ │ - eoreq r3, r4, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r3, r4, #80, 24 @ 0x5000 │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ @ instruction: 0xd001a6b8 │ │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ │ andle r0, r0, r3, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r3, r4, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror sl │ │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ │ - eoreq r3, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r3, r4, #152, 24 @ 0x9800 │ │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ │ @ instruction: 0xd001b9b8 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ andle r0, r0, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r3, r4, #176, 24 @ 0xb000 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #22 │ │ │ │ │ @ instruction: 0x011a9a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r1, [r5], r8 │ │ │ │ │ @ instruction: 0x011f13b0 │ │ │ │ │ tsteq sl, r0, lsr #21 │ │ │ │ │ - eoreq r3, r4, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r3, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq sl, r0, ror #21 │ │ │ │ │ andle sl, r7, fp, lsr #27 │ │ │ │ │ @ instruction: 0x011a9ab0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r7, r0, lsl #27 │ │ │ │ │ tsteq pc, r8, asr #7 │ │ │ │ │ tsteq sl, r0, ror r9 │ │ │ │ │ @@ -2571383,71 +2571155,71 @@ │ │ │ │ │ @ instruction: 0x011a9ad8 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r6, [r4], r8 │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ andle r0, r0, lr, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r3, r4, #248, 24 @ 0xf800 │ │ │ │ │ @ instruction: 0x011a9af8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq sp, r0, r3, r8 │ │ │ │ │ tsteq pc, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr fp │ │ │ │ │ tsteq sl, r8, lsl fp │ │ │ │ │ - eoreq r3, r4, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r3, r4, #40, 26 @ 0xa00 │ │ │ │ │ tsteq sl, r0, lsr #22 │ │ │ │ │ andle r4, r6, r1, lsl #11 │ │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ │ andle r0, r0, ip, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r3, r4, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ - eoreq r3, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r3, r4, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq sl, r0, asr fp │ │ │ │ │ andle sp, r0, lr, ror #4 │ │ │ │ │ tsteq sl, r8, asr fp │ │ │ │ │ andle r0, r0, r1, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r3, r4, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9b90 │ │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ │ - eoreq r3, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r3, r4, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq sl, r0, lsl #23 │ │ │ │ │ strdle pc, [r5], -r3 │ │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ │ andle r0, r0, r6, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r3, r4, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #23 │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ - eoreq r3, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r3, r4, #0, 28 │ │ │ │ │ tsteq sl, r0, asr #23 │ │ │ │ │ andle r8, r9, r5, lsl #10 │ │ │ │ │ @ instruction: 0x011a9bb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f13f8 │ │ │ │ │ tsteq sl, r8, asr #23 │ │ │ │ │ mulle r0, fp, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #0, 28 │ │ │ │ │ + eoreq r3, r4, #24, 28 @ 0x180 │ │ │ │ │ @ instruction: 0x011a9bd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2571481,193 +2571253,193 @@ │ │ │ │ │ tsteq sl, r0, ror #24 │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, ror ip │ │ │ │ │ - eoreq r3, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r3, r4, #72, 28 @ 0x480 │ │ │ │ │ tsteq sl, r0, lsl #25 │ │ │ │ │ andle r7, sl, r4, asr #11 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r3, r4, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #25 │ │ │ │ │ tsteq sl, r8, lsr #25 │ │ │ │ │ - eoreq r3, r4, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r3, r4, #144, 28 @ 0x900 │ │ │ │ │ @ instruction: 0x011a9cb0 │ │ │ │ │ ldrdle r7, [r7], -r4 │ │ │ │ │ @ instruction: 0x011a9cb8 │ │ │ │ │ andle r0, r0, r1, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r3, r4, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9cf0 │ │ │ │ │ @ instruction: 0x011a9cd8 │ │ │ │ │ - eoreq r3, r4, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r3, r4, #216, 28 @ 0xd80 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ andle r7, r7, sl, lsr #7 │ │ │ │ │ tsteq sl, r8, ror #25 │ │ │ │ │ andle r0, r0, r2, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r3, r4, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr sp │ │ │ │ │ tsteq sl, r8, lsl #26 │ │ │ │ │ - eoreq r3, r4, #8, 30 │ │ │ │ │ + eoreq r3, r4, #32, 30 @ 0x80 │ │ │ │ │ tsteq sl, r0, lsl sp │ │ │ │ │ andle ip, r8, r0, ror #2 │ │ │ │ │ tsteq sl, r8, lsl sp │ │ │ │ │ andle r0, r0, fp, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r3, r4, #56, 30 @ 0xe0 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r2, pc, r0, lsr ip @ │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ │ - eoreq r3, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r3, r4, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq sl, r0, asr sp │ │ │ │ │ andle ip, r1, lr, ror sl │ │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ │ andle r0, r0, pc, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r3, r4, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ - eoreq r3, r4, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r3, r4, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq sl, r0, lsl #27 │ │ │ │ │ andle r8, r3, r7, lsr #6 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ andle r0, r0, sp, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r3, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r3, r4, #200, 30 @ 0x320 │ │ │ │ │ @ instruction: 0x011a9d98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9df0 │ │ │ │ │ @ instruction: 0x011a9db8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r0, r8, lsr r5 │ │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ │ - eoreq r3, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r4, r4, #8 │ │ │ │ │ tsteq sl, r0, ror #27 │ │ │ │ │ ldrdle r8, [r3], -r3 │ │ │ │ │ @ instruction: 0x011a9dd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r5, r8, lsr fp │ │ │ │ │ + ldrshteq r1, [r5], r8 │ │ │ │ │ tsteq pc, r8, lsl #9 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ andle r0, r0, r6, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #8 │ │ │ │ │ + eoreq r4, r4, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ │ - eoreq r4, r4, #56 @ 0x38 │ │ │ │ │ + eoreq r4, r4, #80 @ 0x50 │ │ │ │ │ tsteq sl, r0, lsl lr │ │ │ │ │ andle sp, r0, pc, ror #4 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ andle r0, r0, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #80 @ 0x50 │ │ │ │ │ + eoreq r4, r4, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ │ - eoreq r4, r4, #128 @ 0x80 │ │ │ │ │ + eoreq r4, r4, #152 @ 0x98 │ │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ │ @ instruction: 0xd006d6b8 │ │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ │ andle r0, r0, r6, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #152 @ 0x98 │ │ │ │ │ + eoreq r4, r4, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ │ - eoreq r4, r4, #200 @ 0xc8 │ │ │ │ │ + eoreq r4, r4, #224 @ 0xe0 │ │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ │ ldrdle sp, [r6], -pc @ │ │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ │ andle r0, r0, r2, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq r4, r4, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9ed0 │ │ │ │ │ @ instruction: 0x011a9e98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #9 │ │ │ │ │ tsteq sl, r8, lsr #29 │ │ │ │ │ - eoreq r4, r4, #16, 2 │ │ │ │ │ + eoreq r4, r4, #40, 2 │ │ │ │ │ tsteq sl, r0, asr #29 │ │ │ │ │ andle r2, r4, r9, ror #6 │ │ │ │ │ @ instruction: 0x011a9eb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, sp, r8, asr #5 │ │ │ │ │ @ instruction: 0x011f14b8 │ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #40, 2 │ │ │ │ │ + eoreq r4, r4, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ - eoreq r4, r4, #88, 2 │ │ │ │ │ + eoreq r4, r4, #112, 2 │ │ │ │ │ @ instruction: 0x011a9ef0 │ │ │ │ │ andle ip, r8, r4, lsr #8 │ │ │ │ │ @ instruction: 0x011a9ef8 │ │ │ │ │ andle r0, r0, r8, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #112, 2 │ │ │ │ │ + eoreq r4, r4, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror pc │ │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ │ - eoreq r4, r4, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r4, r4, #184, 2 @ 0x2e │ │ │ │ │ tsteq sl, r0, lsr pc │ │ │ │ │ andle ip, r8, r5, lsr r6 │ │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f14d0 │ │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ │ andle r0, r0, r5, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r4, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq sl, r8, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r8, r0, asr #12 │ │ │ │ │ tsteq pc, r8, ror #9 │ │ │ │ │ tsteq sl, r0, lsl #24 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ │ @@ -2571683,33 +2571455,33 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9fb8 │ │ │ │ │ @ instruction: 0x011a9f90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r8, r0, asr #22 │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ tsteq sl, r0, lsr #31 │ │ │ │ │ - eoreq r4, r4, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r4, r4, #0, 4 │ │ │ │ │ tsteq sl, r8, lsr #31 │ │ │ │ │ andle sl, r2, r8, asr #14 │ │ │ │ │ @ instruction: 0x011a9fb0 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #0, 4 │ │ │ │ │ + eoreq r4, r4, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #31 │ │ │ │ │ @ instruction: 0x011a9fd0 │ │ │ │ │ - eoreq r4, r4, #48, 4 │ │ │ │ │ + eoreq r4, r4, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x011a9fd8 │ │ │ │ │ andle r5, fp, pc, lsr r6 │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ andle r0, r0, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r4, r4, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011a9ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r1 │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ sbceq r8, pc, r0, lsl #23 │ │ │ │ │ @@ -2571785,159 +2571557,159 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, lsl r9 │ │ │ │ │ tsteq sl, r8, lsr #2 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ │ - eoreq r4, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r4, r4, #144, 4 │ │ │ │ │ tsteq sl, r0, asr #2 │ │ │ │ │ strdle lr, [sp], -r2 │ │ │ │ │ tsteq sl, r8, asr #2 │ │ │ │ │ andle r0, r0, pc, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #144, 4 │ │ │ │ │ + eoreq r4, r4, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #3 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ - eoreq r4, r4, #192, 4 │ │ │ │ │ + eoreq r4, r4, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ │ andle r2, sp, r5, ror #3 │ │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ │ andle r0, r0, lr, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r4, r4, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa1b0 │ │ │ │ │ @ instruction: 0x011aa198 │ │ │ │ │ - eoreq r4, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r4, r4, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ │ andle ip, sp, r9, asr r5 │ │ │ │ │ tsteq sl, r8, lsr #3 │ │ │ │ │ @ instruction: 0xd00001b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r4, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa1b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa1f0 │ │ │ │ │ tsteq sl, r8, asr #3 │ │ │ │ │ - eoreq r4, r4, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r4, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x011aa1d0 │ │ │ │ │ andle fp, ip, lr, asr #4 │ │ │ │ │ @ instruction: 0x011aa1d8 │ │ │ │ │ andle r0, r0, r9, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r4, r4, #128, 6 │ │ │ │ │ tsteq sl, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r7, r8, ror #10 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa1f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ │ - eoreq r4, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r4, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ │ @ instruction: 0xd00d31b2 │ │ │ │ │ tsteq sl, r8, lsl r2 │ │ │ │ │ andle r0, r0, ip, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r4, r4, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ │ tsteq sl, r8, lsr r2 │ │ │ │ │ - eoreq r4, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r4, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq sl, r0, asr #4 │ │ │ │ │ andle r0, lr, r2, asr #17 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ andle r0, r0, ip, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r4, r4, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #5 │ │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ │ - eoreq r4, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r4, r4, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq sl, r0, ror r2 │ │ │ │ │ mulle ip, r2, ip │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ mulle r0, r3, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r4, r4, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa2b0 │ │ │ │ │ @ instruction: 0x011aa298 │ │ │ │ │ - eoreq r4, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r4, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq sl, r0, lsr #5 │ │ │ │ │ mulle ip, fp, r7 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ andle r0, r0, pc, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r4, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa2b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ │ tsteq sl, r8, asr #5 │ │ │ │ │ - eoreq r4, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r4, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ @ instruction: 0x011aa2d0 │ │ │ │ │ andle r1, sp, r4, rrx │ │ │ │ │ @ instruction: 0x011aa2d8 │ │ │ │ │ andle r0, r0, lr, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r4, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r3 │ │ │ │ │ @ instruction: 0x011aa2f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r8, [lr], r0 @ │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ - eoreq r4, r4, #0, 10 │ │ │ │ │ + eoreq r4, r4, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq sl, r0, lsr #6 │ │ │ │ │ andle fp, sp, sl, asr #10 │ │ │ │ │ tsteq sl, r8, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, sl, r0, asr r0 │ │ │ │ │ tsteq pc, r8, lsr #11 │ │ │ │ │ tsteq sl, r8, lsr #6 │ │ │ │ │ andle r0, r0, r5, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r4, r4, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #6 │ │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ │ - eoreq r4, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r4, r4, #96, 10 @ 0x18000000 │ │ │ │ │ tsteq sl, r0, asr r3 │ │ │ │ │ andle pc, sp, r4, ror r7 @ │ │ │ │ │ tsteq sl, r8, asr r3 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r4, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #7 │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ - eoreq r4, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r4, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq sl, r8, lsr #7 │ │ │ │ │ andle sl, sp, pc, ror #2 │ │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #11 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ @@ -2571945,323 +2571717,323 @@ │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #11 │ │ │ │ │ @ instruction: 0x011aa3b0 │ │ │ │ │ andle r0, r0, r7, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r4, r4, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq sl, r0, asr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f15d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa3f8 │ │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ │ - eoreq r4, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r4, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ │ andle r1, lr, r3, asr lr │ │ │ │ │ @ instruction: 0x011aa3f0 │ │ │ │ │ andle r0, r0, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r4, r4, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r4 │ │ │ │ │ tsteq sl, r0, lsl r4 │ │ │ │ │ - eoreq r4, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r4, r4, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ @ instruction: 0xd00d8ab0 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ andle r0, r0, r7, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r4, r4, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq sl, r0, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq pc, [r0], r0 @ │ │ │ │ │ @ instruction: 0x011f15f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ │ - eoreq r4, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r4, r4, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ ldrdle r4, [sp], -pc @ │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ andle r0, r0, ip, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r4, r4, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #9 │ │ │ │ │ tsteq sl, r0, lsl #9 │ │ │ │ │ - eoreq r4, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r4, r4, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq sl, r8, lsl #9 │ │ │ │ │ andle r0, sp, sl, lsl #1 │ │ │ │ │ @ instruction: 0x011aa490 │ │ │ │ │ mulle r0, r4, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r4, r4, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq sl, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r8, sp, r8, lsr lr │ │ │ │ │ tsteq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa4b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa4d8 │ │ │ │ │ tsteq sl, r0, asr #9 │ │ │ │ │ - eoreq r4, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r4, r4, #16, 14 @ 0x400000 │ │ │ │ │ tsteq sl, r8, asr #9 │ │ │ │ │ andle r3, lr, r3, lsr #8 │ │ │ │ │ @ instruction: 0x011aa4d0 │ │ │ │ │ @ instruction: 0xd00001bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r4, r4, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl r5 │ │ │ │ │ @ instruction: 0x011aa4f0 │ │ │ │ │ - eoreq r4, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r4, r4, #88, 14 @ 0x1600000 │ │ │ │ │ @ instruction: 0x011aa4f8 │ │ │ │ │ @ instruction: 0xd00cc4be │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ mulle r0, r9, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r4, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq sl, r0, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r0, ror sp @ │ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ - eoreq r4, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r4, r4, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq sl, r8, lsr r5 │ │ │ │ │ strdle r9, [ip], -sp │ │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ │ mulle r0, r1, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r4, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ │ - eoreq r4, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r4, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ │ andle r5, ip, r3, lsl #31 │ │ │ │ │ tsteq sl, r0, ror r5 │ │ │ │ │ andle r0, r0, r7, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r4, r4, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #11 │ │ │ │ │ @ instruction: 0x011aa590 │ │ │ │ │ - eoreq r4, r4, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r4, r4, #48, 16 @ 0x300000 │ │ │ │ │ @ instruction: 0x011aa598 │ │ │ │ │ andle r4, sp, lr, asr #30 │ │ │ │ │ tsteq sl, r0, lsr #11 │ │ │ │ │ andle r0, r0, r5, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r4, r4, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa5d8 │ │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ │ - eoreq r4, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r4, r4, #120, 16 @ 0x780000 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ andle sp, sp, r7, ror r4 │ │ │ │ │ @ instruction: 0x011aa5d0 │ │ │ │ │ andle r0, r0, fp, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r4, r4, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ @ instruction: 0x011aa5f0 │ │ │ │ │ - eoreq r4, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r4, r4, #192, 16 @ 0xc00000 │ │ │ │ │ @ instruction: 0x011aa5f8 │ │ │ │ │ andle r7, sp, ip, lsl #13 │ │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ │ andle r0, r0, r4, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r4, r4, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ │ tsteq sl, r0, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsr #20 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ │ - eoreq r4, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r4, r4, #8, 18 @ 0x20000 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ @ instruction: 0xd00c71bf │ │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, pc, r8, asr r4 @ │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ tsteq sl, r0, asr r6 │ │ │ │ │ andle r0, r0, r2, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r4, r4, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #13 │ │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ │ - eoreq r4, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r4, r4, #80, 18 @ 0x140000 │ │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ │ andle r5, sp, r2, asr #29 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r4, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa6d8 │ │ │ │ │ tsteq sl, r0, lsr #13 │ │ │ │ │ - eoreq r4, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r4, r4, #152, 18 @ 0x260000 │ │ │ │ │ @ instruction: 0x011aa6b8 │ │ │ │ │ strdle ip, [r8], -fp │ │ │ │ │ @ instruction: 0x011aa6b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq pc, [ip, -r0] │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ tsteq sl, r0, asr #13 │ │ │ │ │ andle r0, r0, r5, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r4, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ @ instruction: 0x011aa6d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r8, lsl #5 │ │ │ │ │ tsteq pc, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ │ @ instruction: 0x011aa6f0 │ │ │ │ │ - eoreq r4, r4, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r4, r4, #224, 18 @ 0x380000 │ │ │ │ │ @ instruction: 0x011aa6f8 │ │ │ │ │ andle r0, fp, pc, lsr #4 │ │ │ │ │ tsteq sl, r0, lsl #14 │ │ │ │ │ andle r0, r0, r1, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r4, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ │ - eoreq r4, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r4, r4, #40, 20 @ 0x28000 │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ andle ip, r8, r1, asr r8 │ │ │ │ │ tsteq sl, r0, lsr r7 │ │ │ │ │ andle r0, r0, r4, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r4, r4, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #14 │ │ │ │ │ tsteq sl, r0, asr r7 │ │ │ │ │ - eoreq r4, r4, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r4, r4, #112, 20 @ 0x70000 │ │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ │ andle r4, r2, lr, ror r1 │ │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ │ andle r0, r0, r9, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r4, r4, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa7b8 │ │ │ │ │ tsteq sl, r0, lsl #15 │ │ │ │ │ - eoreq r4, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r4, r4, #184, 20 @ 0xb8000 │ │ │ │ │ @ instruction: 0x011aa798 │ │ │ │ │ andle r4, r2, r8, ror #3 │ │ │ │ │ @ instruction: 0x011aa790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, lr, r8, ror #9 │ │ │ │ │ @ instruction: 0x011f1698 │ │ │ │ │ tsteq sl, r0, lsr #15 │ │ │ │ │ andle r0, r0, r3, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r4, r4, #208, 20 @ 0xd0000 │ │ │ │ │ @ instruction: 0x011aa7b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ │ @ instruction: 0x011f16b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa7f8 │ │ │ │ │ @ instruction: 0x011aa7d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r3, [r2], r8 │ │ │ │ │ @ instruction: 0x011f16f8 │ │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ │ - eoreq r4, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r4, r4, #0, 22 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ andle r3, fp, r9, ror #12 │ │ │ │ │ @ instruction: 0x011aa7f0 │ │ │ │ │ andle r0, r0, ip, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #0, 22 │ │ │ │ │ + eoreq r4, r4, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ tsteq sl, r0, lsl r8 │ │ │ │ │ - eoreq r4, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r4, r4, #72, 22 @ 0x12000 │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ andle r3, fp, r7, ror #7 │ │ │ │ │ tsteq sl, r0, lsr #16 │ │ │ │ │ andle r0, r0, r9, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r4, r4, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r8 │ │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ │ - eoreq r4, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r4, r4, #144, 22 @ 0x24000 │ │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ │ andle ip, r8, r6, lsl r9 │ │ │ │ │ tsteq sl, r0, asr r8 │ │ │ │ │ ldrdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r4, r4, #168, 22 @ 0x2a000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aa9d8 │ │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ │ - eoreq r4, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r4, r4, #216, 22 @ 0x36000 │ │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ │ andle fp, r1, pc, lsr #9 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r4, r4, #240, 22 @ 0x3c000 │ │ │ │ │ @ instruction: 0x011aa890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr r3 │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ @ instruction: 0x011aa390 │ │ │ │ │ sbceq sl, r0, r0, lsl #6 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ @@ -2572363,141 +2572135,141 @@ │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ │ smulleq r8, r1, r8, r1 │ │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ │ - sbceq sp, r0, r0, lsr #7 │ │ │ │ │ + sbceq sp, r0, r8, asr #7 │ │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsl #6 │ │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ │ - eoreq r4, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r4, r4, #32, 24 @ 0x2000 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ andle r4, r2, ip, asr #4 │ │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ │ andle r0, r0, r3, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r4, r4, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #21 │ │ │ │ │ tsteq sl, r8, lsl #21 │ │ │ │ │ - eoreq r4, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r4, r4, #104, 24 @ 0x6800 │ │ │ │ │ @ instruction: 0x011aaa90 │ │ │ │ │ mulle r2, r0, r2 │ │ │ │ │ @ instruction: 0x011aaa98 │ │ │ │ │ andle r0, r0, r3, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r4, r4, #128, 24 @ 0x8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #21 │ │ │ │ │ @ instruction: 0x011aaab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r6, r0, asr r5 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ tsteq sl, r8, asr #21 │ │ │ │ │ - eoreq r4, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r4, r4, #176, 24 @ 0xb000 │ │ │ │ │ @ instruction: 0x011aaad0 │ │ │ │ │ andle r8, lr, r6, asr ip │ │ │ │ │ @ instruction: 0x011aaad8 │ │ │ │ │ andle r1, r0, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r4, r4, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl fp │ │ │ │ │ @ instruction: 0x011aaaf8 │ │ │ │ │ - eoreq r4, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r4, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq sl, r0, lsl #22 │ │ │ │ │ strdle r7, [r7], -r5 │ │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ │ andle r0, r0, r1, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r4, r4, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ │ - eoreq r4, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r4, r4, #64, 26 @ 0x1000 │ │ │ │ │ tsteq sl, r0, lsr fp │ │ │ │ │ andle r8, r7, pc, lsr #5 │ │ │ │ │ tsteq sl, r8, lsr fp │ │ │ │ │ andle r0, r0, r1, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r4, r4, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #23 │ │ │ │ │ tsteq sl, r8, asr fp │ │ │ │ │ - eoreq r4, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r4, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ │ andle sl, lr, pc, asr #16 │ │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ │ andle r0, r0, r7, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r4, r4, #160, 26 @ 0x2800 │ │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r2, [sp, -r8] │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #23 │ │ │ │ │ @ instruction: 0x011aab98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror #9 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ - eoreq r4, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r4, r4, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x011aabb0 │ │ │ │ │ andle sl, lr, fp, lsl #18 │ │ │ │ │ @ instruction: 0x011aabb8 │ │ │ │ │ andle r0, r0, r9, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r4, r4, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aabf0 │ │ │ │ │ @ instruction: 0x011aabd8 │ │ │ │ │ - eoreq r4, r4, #0, 28 │ │ │ │ │ + eoreq r4, r4, #24, 28 @ 0x180 │ │ │ │ │ tsteq sl, r0, ror #23 │ │ │ │ │ andle sl, lr, sp, lsl #20 │ │ │ │ │ tsteq sl, r8, ror #23 │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r4, r4, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aabf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ tsteq sl, r8, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ │ tsteq sl, r8, lsl ip │ │ │ │ │ - eoreq r4, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r4, r4, #96, 28 @ 0x600 │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ andle sl, lr, r2, lsl fp │ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r1, [pc], r0 │ │ │ │ │ tsteq pc, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011aa9f8 │ │ │ │ │ - strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r5, r0, r0, asr #18 │ │ │ │ │ tsteq sl, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, asr #24 │ │ │ │ │ tsteq pc, r0, lsr #15 │ │ │ │ │ tsteq sl, r0, asr ip │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ │ @@ -2572525,15 +2572297,15 @@ │ │ │ │ │ @ instruction: 0x011aacb0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ │ @ instruction: 0x011aacb8 │ │ │ │ │ tsteq sl, r0, asr #25 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ │ - strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r5, r0, r0, asr #18 │ │ │ │ │ tsteq sl, r0, lsl sp │ │ │ │ │ @ instruction: 0x011aacd0 │ │ │ │ │ @ instruction: 0x011aacd8 │ │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ │ tsteq sl, r8, ror #25 │ │ │ │ │ @@ -2572573,89 +2572345,89 @@ │ │ │ │ │ tsteq sl, r0, ror sp │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, lsl #27 │ │ │ │ │ andle r0, r0, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r4, r4, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aad90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aadb8 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ - eoreq r4, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r4, r4, #168, 28 @ 0xa80 │ │ │ │ │ tsteq sl, r8, lsr #27 │ │ │ │ │ andle sl, lr, r3, asr ip │ │ │ │ │ @ instruction: 0x011aadb0 │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r4, r4, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ @ instruction: 0x011aadd0 │ │ │ │ │ - eoreq r4, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r4, r4, #240, 28 @ 0xf00 │ │ │ │ │ @ instruction: 0x011aadd8 │ │ │ │ │ andle sl, lr, lr, asr sp │ │ │ │ │ tsteq sl, r0, ror #27 │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r4, r4, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aadf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ │ - eoreq r4, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r4, r4, #56, 30 @ 0xe0 │ │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ │ andle r6, r7, r3, lsl #25 │ │ │ │ │ tsteq sl, r0, lsl lr │ │ │ │ │ andle r0, r0, sp, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r4, r4, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #27 │ │ │ │ │ @ instruction: 0x011f17b8 │ │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ │ - eoreq r4, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r4, r4, #128, 30 @ 0x200 │ │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ │ andle r7, r5, r9, ror r5 │ │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r2, sp, r8, pc @ │ │ │ │ │ tsteq pc, r8, ror #15 │ │ │ │ │ tsteq sl, r0, ror #28 │ │ │ │ │ strdle r0, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r4, r4, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011aae98 │ │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ │ - eoreq r4, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r4, r4, #200, 30 @ 0x320 │ │ │ │ │ tsteq sl, r8, lsl #29 │ │ │ │ │ andle sl, r2, r7, asr #15 │ │ │ │ │ @ instruction: 0x011aae90 │ │ │ │ │ strdle r1, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r4, r4, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r4, r4, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ @ instruction: 0x011aaeb0 │ │ │ │ │ - eoreq r5, r4, #8 │ │ │ │ │ + eoreq r5, r4, #32 │ │ │ │ │ @ instruction: 0x011aaff0 │ │ │ │ │ andle sl, r8, lr, lsl #13 │ │ │ │ │ tsteq sl, r0, asr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, asr r8 │ │ │ │ │ tsteq pc, r0, lsl #16 │ │ │ │ │ tsteq sl, r0, lsr ip │ │ │ │ │ @@ -2572731,237 +2572503,237 @@ │ │ │ │ │ tsteq sl, r8, ror #31 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011aaff8 │ │ │ │ │ andle r0, r0, pc, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #32 │ │ │ │ │ + eoreq r5, r4, #56 @ 0x38 │ │ │ │ │ sbcseq r0, r3, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ │ - eoreq r5, r4, #80 @ 0x50 │ │ │ │ │ + eoreq r5, r4, #104 @ 0x68 │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ andle sp, r0, r0, ror r7 │ │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ │ andle r0, r0, fp, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #104 @ 0x68 │ │ │ │ │ + eoreq r5, r4, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, rrx │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ - eoreq r5, r4, #152 @ 0x98 │ │ │ │ │ + eoreq r5, r4, #176 @ 0xb0 │ │ │ │ │ tsteq sl, r8, asr r0 │ │ │ │ │ andle ip, r2, r7, ror #12 │ │ │ │ │ tsteq sl, r0, rrx │ │ │ │ │ andle r0, r0, r5, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #176 @ 0xb0 │ │ │ │ │ + eoreq r5, r4, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab098 │ │ │ │ │ tsteq sl, r0, lsl #1 │ │ │ │ │ - eoreq r5, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq r5, r4, #248 @ 0xf8 │ │ │ │ │ tsteq sl, r8, lsl #1 │ │ │ │ │ ldrdle ip, [r2], -sp │ │ │ │ │ @ instruction: 0x011ab090 │ │ │ │ │ andle r0, r0, r4, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #248 @ 0xf8 │ │ │ │ │ + eoreq r5, r4, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [sl, -r8] │ │ │ │ │ ldrheq fp, [sl, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r1, r8, lsr #14 │ │ │ │ │ tsteq pc, r8, lsl r8 @ │ │ │ │ │ tsteq sl, r0, asr #1 │ │ │ │ │ - eoreq r5, r4, #40, 2 │ │ │ │ │ + eoreq r5, r4, #64, 2 │ │ │ │ │ ldrsbeq fp, [sl, -r8] │ │ │ │ │ andle ip, r2, r2, asr r7 │ │ │ │ │ ldrsbeq fp, [sl, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r5, r0, lsr #26 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ tsteq sl, r0, ror #1 │ │ │ │ │ andle r0, r0, r7, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #64, 2 │ │ │ │ │ + eoreq r5, r4, #88, 2 │ │ │ │ │ ldrsheq fp, [sl, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ │ tsteq sl, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, fp, r0, asr #9 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ │ - eoreq r5, r4, #112, 2 │ │ │ │ │ + eoreq r5, r4, #136, 2 @ 0x22 │ │ │ │ │ tsteq sl, r8, lsr #2 │ │ │ │ │ ldrdle ip, [r2], -sl │ │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ │ andle r0, r0, lr, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r5, r4, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ tsteq sl, r0, asr r1 │ │ │ │ │ - eoreq r5, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r5, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ │ andle r7, sp, r0, lsl pc │ │ │ │ │ tsteq sl, r0, ror #2 │ │ │ │ │ andle r1, r0, r2, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r5, r4, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab198 │ │ │ │ │ tsteq sl, r0, lsl #3 │ │ │ │ │ - eoreq r5, r4, #0, 4 │ │ │ │ │ + eoreq r5, r4, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq sl, r8, lsl #3 │ │ │ │ │ strdle sl, [r0], -sp │ │ │ │ │ @ instruction: 0x011ab190 │ │ │ │ │ andle r0, r0, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r5, r4, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab1d8 │ │ │ │ │ @ instruction: 0x011ab1b0 │ │ │ │ │ - eoreq r5, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r5, r4, #96, 4 │ │ │ │ │ @ instruction: 0x011ab1b8 │ │ │ │ │ andsle r3, r0, pc, lsl lr │ │ │ │ │ tsteq sl, r0, asr #3 │ │ │ │ │ ldrdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #96, 4 │ │ │ │ │ + eoreq r5, r4, #120, 4 @ 0x80000007 │ │ │ │ │ @ instruction: 0x011ab1d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ @ instruction: 0x011ab1f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r5, r8, lsl #30 │ │ │ │ │ @ instruction: 0x011f1890 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ - eoreq r5, r4, #144, 4 │ │ │ │ │ + eoreq r5, r4, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq sl, r8, lsl r2 │ │ │ │ │ @ instruction: 0xd00642bf │ │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr #17 │ │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ │ ldrdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r5, r4, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r2 │ │ │ │ │ tsteq sl, r0, asr #4 │ │ │ │ │ - eoreq r5, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r5, r4, #240, 4 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ mulle r6, r2, r9 │ │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #240, 4 │ │ │ │ │ + eoreq r5, r4, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ tsteq sl, r0, ror r2 │ │ │ │ │ - eoreq r5, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r5, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ andle r5, r6, r8, rrx │ │ │ │ │ tsteq sl, r0, lsl #5 │ │ │ │ │ andle r0, r0, lr, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r5, r4, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab2b8 │ │ │ │ │ tsteq sl, r0, lsr #5 │ │ │ │ │ - eoreq r5, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r5, r4, #128, 6 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ @ instruction: 0xd00651b7 │ │ │ │ │ @ instruction: 0x011ab2b0 │ │ │ │ │ andle r0, r0, pc, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #128, 6 │ │ │ │ │ + eoreq r5, r4, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ @ instruction: 0x011ab2d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #17 │ │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ │ - eoreq r5, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r5, r4, #200, 6 @ 0x20000003 │ │ │ │ │ @ instruction: 0x011ab2f8 │ │ │ │ │ andle r5, r6, r7, lsl #6 │ │ │ │ │ @ instruction: 0x011ab2f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, ip, r8, ror #12 │ │ │ │ │ @ instruction: 0x011f18d8 │ │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ │ andle r0, r0, r5, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r5, r4, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ │ tsteq sl, r0, lsr #6 │ │ │ │ │ - eoreq r5, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r5, r4, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq sl, r8, lsr #6 │ │ │ │ │ andle r4, r8, lr, asr #14 │ │ │ │ │ tsteq sl, r0, lsr r3 │ │ │ │ │ @ instruction: 0xd00001bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r5, r4, #40, 8 @ 0x28000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ tsteq sl, r0, asr r3 │ │ │ │ │ - eoreq r5, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r5, r4, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ │ andle ip, r7, sp, ror #13 │ │ │ │ │ tsteq sl, r0, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f18f0 │ │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ │ andle r0, r0, pc, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r5, r4, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq sl, r0, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ │ sbceq r8, r3, r0, lsl ip │ │ │ │ │ @ instruction: 0x011ab398 │ │ │ │ │ @@ -2572969,27 +2572741,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab3d0 │ │ │ │ │ @ instruction: 0x011ab3b8 │ │ │ │ │ - eoreq r5, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r5, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq sl, r0, asr #7 │ │ │ │ │ andle ip, r8, r1, lsl #22 │ │ │ │ │ tsteq sl, r8, asr #7 │ │ │ │ │ andle r0, r0, r1, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r5, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab3d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r4 │ │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ │ - eoreq r5, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r5, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ ldrsheq r2, [fp, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119ec98 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ @@ -2572997,95 +2572769,95 @@ │ │ │ │ │ @ instruction: 0x011ab3f0 │ │ │ │ │ @ instruction: 0x011a7398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119ec98 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ andle r0, r0, lr, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r5, r4, #0, 10 │ │ │ │ │ tsteq sl, r0, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ │ - eoreq r5, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r5, r4, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ andle ip, r8, pc, lsr #28 │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r5, r4, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #9 │ │ │ │ │ tsteq sl, r0, lsl #9 │ │ │ │ │ - eoreq r5, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r5, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq sl, r8, lsl #9 │ │ │ │ │ andle lr, r2, r6, ror #5 │ │ │ │ │ @ instruction: 0x011ab490 │ │ │ │ │ mulle r0, sl, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r5, r4, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq sl, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r2, r8, lsl #30 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab4b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab4d8 │ │ │ │ │ tsteq sl, r0, asr #9 │ │ │ │ │ - eoreq r5, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r5, r4, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq sl, r8, asr #9 │ │ │ │ │ andle r8, r8, sp, ror r0 │ │ │ │ │ @ instruction: 0x011ab4d0 │ │ │ │ │ andle r0, r0, r5, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r5, r4, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl r5 │ │ │ │ │ @ instruction: 0x011ab4f0 │ │ │ │ │ - eoreq r5, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r5, r4, #8, 12 @ 0x800000 │ │ │ │ │ @ instruction: 0x011ab4f8 │ │ │ │ │ @ instruction: 0xd00a9cb9 │ │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ │ ldrdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r5, r4, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq sl, r0, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r8, r8, lsl #29 │ │ │ │ │ tsteq pc, r0, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #2 │ │ │ │ │ tsteq pc, r8, ror #18 │ │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ │ - eoreq r5, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r5, r4, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ │ andle ip, r6, ip, lsl #18 │ │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011b05d8 │ │ │ │ │ tsteq pc, r0, lsl #19 │ │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ │ mulle r0, r7, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r5, r4, #104, 12 @ 0x6800000 │ │ │ │ │ tsteq sl, r0, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ │ @ instruction: 0x011f1998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2573101,67 +2572873,67 @@ │ │ │ │ │ adcseq r2, r8, r0, asr #14 │ │ │ │ │ @ instruction: 0x011f19b0 │ │ │ │ │ @ instruction: 0x011ab598 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ - eoreq r5, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r5, r4, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq sl, r0, ror #11 │ │ │ │ │ strdle r0, [r4], -r6 │ │ │ │ │ @ instruction: 0x011ab5d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r9, r0, ror #12 │ │ │ │ │ tsteq pc, r8, asr #19 │ │ │ │ │ tsteq sl, r8, ror #11 │ │ │ │ │ andle r0, r0, sp, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r5, r4, #176, 12 @ 0xb000000 │ │ │ │ │ @ instruction: 0x011ab5f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r8, r8, asr #24 │ │ │ │ │ tsteq pc, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr r6 │ │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r8, r8, asr #20 │ │ │ │ │ @ instruction: 0x011f19f8 │ │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ │ - eoreq r5, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r5, r4, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ │ andle r9, r1, r3, lsr r1 │ │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r7, r0, ror #14 │ │ │ │ │ tsteq pc, r0, lsl sl @ │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ mulle r0, r4, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r5, r4, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ - eoreq r5, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r5, r4, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ │ andle ip, r8, r6, lsr #30 │ │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ │ andle r0, r0, sl, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r5, r4, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #16 │ │ │ │ │ @ instruction: 0x011ab698 │ │ │ │ │ - eoreq r5, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r5, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ @ instruction: 0x011ab7f0 │ │ │ │ │ andle sp, r8, sp, lsr r2 │ │ │ │ │ tsteq sl, r8, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r8, r0, lsl #3 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ │ @@ -2573243,33 +2573015,33 @@ │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011ab7f8 │ │ │ │ │ andle r0, r0, lr, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r5, r4, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ - eoreq r5, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r5, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ tsteq sl, r0, lsr #16 │ │ │ │ │ mulle r8, r0, r3 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ andle r0, r0, lr, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r5, r4, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab998 │ │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ │ - eoreq r5, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r5, r4, #0, 16 │ │ │ │ │ tsteq sl, r8, ror r9 │ │ │ │ │ andle sp, r8, r3, lsr #8 │ │ │ │ │ tsteq sl, r8, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0110ddf0 │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ @ instruction: 0x011ab6b0 │ │ │ │ │ @@ -2573341,133 +2573113,133 @@ │ │ │ │ │ tsteq sl, r0, ror r9 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r0, r0, lsr r5 │ │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ │ mulle r0, fp, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #0, 16 │ │ │ │ │ + eoreq r5, r4, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x011ab990 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, ip, r0, lsr #21 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ @ instruction: 0x011ab9b0 │ │ │ │ │ - eoreq r5, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r5, r4, #72, 16 @ 0x480000 │ │ │ │ │ @ instruction: 0x011ab9b8 │ │ │ │ │ andle sp, r8, fp, asr #13 │ │ │ │ │ tsteq sl, r0, asr #19 │ │ │ │ │ @ instruction: 0xd00002bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r5, r4, #96, 16 @ 0x600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ab9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ - eoreq r5, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r5, r4, #144, 16 @ 0x900000 │ │ │ │ │ tsteq sl, r8, ror #19 │ │ │ │ │ andle fp, r5, r9, ror pc │ │ │ │ │ @ instruction: 0x011ab9f0 │ │ │ │ │ andle r0, r0, r9, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r5, r4, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ │ tsteq sl, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r2, r8, lsl #29 │ │ │ │ │ tsteq pc, r0, lsr #21 │ │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ │ - eoreq r5, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r5, r4, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ │ mulle r8, sp, r9 │ │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r0, asr #11 │ │ │ │ │ @ instruction: 0x011f1ab8 │ │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ │ andle r0, r0, r5, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r5, r4, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r8, lsl r3 │ │ │ │ │ @ instruction: 0x011f1ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #21 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r7, [lr], r8 @ │ │ │ │ │ tsteq pc, r8, ror #21 │ │ │ │ │ @ instruction: 0x011aba90 │ │ │ │ │ - eoreq r5, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r5, r4, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x011aba98 │ │ │ │ │ andle sp, r8, pc, asr #26 │ │ │ │ │ tsteq sl, r0, lsr #21 │ │ │ │ │ andle r0, r0, r4, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r5, r4, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abad8 │ │ │ │ │ tsteq sl, r0, asr #21 │ │ │ │ │ - eoreq r5, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r5, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq sl, r8, asr #21 │ │ │ │ │ andle r8, r0, sl, lsr #15 │ │ │ │ │ @ instruction: 0x011abad0 │ │ │ │ │ andle r0, r0, fp, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r5, r4, #128, 18 @ 0x200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ │ @ instruction: 0x011abaf0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ tsteq sl, r0, lsl #22 │ │ │ │ │ - eoreq r5, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r5, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq sl, r8, lsl fp │ │ │ │ │ andle pc, sl, r5, asr #20 │ │ │ │ │ tsteq sl, r0, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ │ tsteq sl, r0, lsr #22 │ │ │ │ │ andle r0, r0, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r5, r4, #200, 18 @ 0x320000 │ │ │ │ │ tsteq sl, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r8, r7, r0, r2 │ │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ │ sbceq sl, r0, r8, lsr #26 │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, asr fp │ │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ │ tsteq sl, r8, asr fp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ │ - ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r9, r2, r0, lsl #31 │ │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ │ @@ -2573515,15 +2573287,15 @@ │ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq sl, r0, asr #24 │ │ │ │ │ tsteq sl, r0, lsr ip │ │ │ │ │ tsteq sl, r8, lsr ip │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r9, r2, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsl r9 │ │ │ │ │ tsteq sl, r0, asr ip │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2573531,39 +2573303,39 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abcb8 │ │ │ │ │ tsteq sl, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r8, r8, lsl #3 │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ tsteq sl, r0, lsl #25 │ │ │ │ │ - eoreq r5, r4, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r5, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ @ instruction: 0x011abc98 │ │ │ │ │ @ instruction: 0xd0098cb1 │ │ │ │ │ @ instruction: 0x011abc90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq sl, [fp], r8 │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ tsteq sl, r0, lsr #25 │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r5, r4, #16, 20 @ 0x10000 │ │ │ │ │ @ instruction: 0x011abcb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, pc, r0, ror #19 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ │ @ instruction: 0x011abcd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, fp, r8, lsr #5 │ │ │ │ │ tsteq pc, r8, lsr #23 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ - eoreq r5, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r5, r4, #64, 20 @ 0x40000 │ │ │ │ │ tsteq sl, r0, lsl sp │ │ │ │ │ ldrdle r9, [r1], -r8 │ │ │ │ │ @ instruction: 0x011abcf0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #19 │ │ │ │ │ tsteq pc, r0, asr #23 │ │ │ │ │ @ instruction: 0x011b23b8 │ │ │ │ │ @@ -2573575,99 +2573347,99 @@ │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ andle r0, r0, r3, lsr #1 │ │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011d9c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r5, r4, #88, 20 @ 0x58000 │ │ │ │ │ tsteq sl, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011c9ff0 │ │ │ │ │ @ instruction: 0x011f1bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #27 │ │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r8, [sp], r0 │ │ │ │ │ @ instruction: 0x011f1bf0 │ │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ │ - eoreq r5, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r5, r4, #136, 20 @ 0x88000 │ │ │ │ │ tsteq sl, r0, ror sp │ │ │ │ │ strdle pc, [fp], -r2 │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ strdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r5, r4, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abdb0 │ │ │ │ │ @ instruction: 0x011abd98 │ │ │ │ │ - eoreq r5, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r5, r4, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ andle r0, ip, r7, asr #32 │ │ │ │ │ tsteq sl, r8, lsr #27 │ │ │ │ │ strhle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r5, r4, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl lr │ │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, sp, r0, asr #32 │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ @ instruction: 0x011abdd8 │ │ │ │ │ - eoreq r5, r4, #0, 22 │ │ │ │ │ + eoreq r5, r4, #24, 22 @ 0x6000 │ │ │ │ │ @ instruction: 0x011abdf0 │ │ │ │ │ strdle fp, [r0], -lr │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, pc, r8, asr r4 @ │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ @ instruction: 0x011abdf8 │ │ │ │ │ andle r0, r0, r6, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r5, r4, #48, 22 @ 0xc000 │ │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ │ tsteq sl, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010dca90 │ │ │ │ │ @ instruction: 0x011f1c98 │ │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ │ - eoreq r5, r4, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r5, r4, #96, 22 @ 0x18000 │ │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ │ ldrdle fp, [r0], -r1 │ │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ │ andle r0, r0, r2, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r5, r4, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ │ - eoreq r5, r4, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r5, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ │ andle sl, r7, sl, lsl #12 │ │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r5, r4, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #31 │ │ │ │ │ @ instruction: 0x011abe98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2573685,25 +2573457,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ @ instruction: 0x011abed8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #25 │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ - eoreq r5, r4, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r5, r4, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ │ andle ip, r5, fp, asr r1 │ │ │ │ │ @ instruction: 0x011abef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0118daf0 │ │ │ │ │ @ instruction: 0x011f1cf8 │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ andle r0, r0, r8, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r5, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, asr #21 │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ @ instruction: 0x011abeb8 │ │ │ │ │ ldrsbeq r9, [r4], #80 @ 0x50 │ │ │ │ │ tsteq sl, r0, lsr pc │ │ │ │ │ @@ -2573731,513 +2573503,513 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abf90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abfb8 │ │ │ │ │ tsteq sl, r0, lsr #31 │ │ │ │ │ - eoreq r5, r4, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r5, r4, #56, 24 @ 0x3800 │ │ │ │ │ tsteq sl, r8, lsr #31 │ │ │ │ │ @ instruction: 0xd00b24be │ │ │ │ │ @ instruction: 0x011abfb0 │ │ │ │ │ andle r0, r0, r1, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r5, r4, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011abff8 │ │ │ │ │ @ instruction: 0x011abfd0 │ │ │ │ │ - eoreq r5, r4, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r5, r4, #128, 24 @ 0x8000 │ │ │ │ │ @ instruction: 0x011abfd8 │ │ │ │ │ andle r2, fp, ip, asr #14 │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ andle r0, r0, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r5, r4, #152, 24 @ 0x9800 │ │ │ │ │ @ instruction: 0x011abff0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ andeq ip, r7, ip, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq sp, r0, lsr r2 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq sp, r8, asr r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ strdeq pc, [r0, #-224] @ 0xffffff20 │ │ │ │ │ - sbcmi sp, r8, r4, lsl #26 │ │ │ │ │ + @ instruction: 0x3dbe3954 │ │ │ │ │ strheq r0, [r1, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq sp, r0, asr r2 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq sp, r8, asr r2 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ - sbcmi sp, r8, r4, lsr #26 │ │ │ │ │ + @ instruction: 0x3dbe3990 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, rrx │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq sp, r0, asr r2 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + @ instruction: 0x011d1290 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - sbcmi sp, r8, ip, asr #26 │ │ │ │ │ + @ instruction: 0x3dbe39cc │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #1 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq sp, r8, ror r2 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011d1298 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ │ - sbcmi sp, r8, r4, ror sp │ │ │ │ │ + @ instruction: 0x3dbe3a08 │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r8, sp, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq fp, lr, r4, r3 │ │ │ │ │ tsteq sl, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #1 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r8, lsr #5 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011d1298 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, asr r0 │ │ │ │ │ - sbcmi sp, r8, ip, lsr #27 │ │ │ │ │ + @ instruction: 0x3dbe3a48 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - @ instruction: 0x011d12b0 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, lsl r3 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrsheq sl, [r1, #-8] │ │ │ │ │ - sbcmi sp, r8, r8, ror #27 │ │ │ │ │ + @ instruction: 0x3dbe3a88 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #2 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - @ instruction: 0x011d12b0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, asr #6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r8, lsl #3 │ │ │ │ │ - sbcmi sp, r8, r8, lsr #28 │ │ │ │ │ + @ instruction: 0x3dbe3ac4 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #2 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq sp, r0, asr r3 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + @ instruction: 0x011d13f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r8, lsl #3 │ │ │ │ │ - sbcmi sp, r8, r8, ror #28 │ │ │ │ │ + @ instruction: 0x3dbe3b04 │ │ │ │ │ cmpeq r1, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #2 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r8, ror #6 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq sp, r0, lsl r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r4, lsr #29 │ │ │ │ │ + @ instruction: 0x3dbe3b20 │ │ │ │ │ adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq sp, r8, lsr #7 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r0, lsr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r4, ror #29 │ │ │ │ │ + @ instruction: 0x3dbe3b40 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #3 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq sp, r8, lsr #7 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r0, lsr #8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, r0, lsr #30 │ │ │ │ │ + @ instruction: 0x3dbe3b68 │ │ │ │ │ cmpeq r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #3 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011d13d8 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r0, asr r4 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi sp, r8, ip, asr pc │ │ │ │ │ + @ instruction: 0x3dbe3b90 │ │ │ │ │ cmpeq r1, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #3 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r0, ror #7 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r8, lsr #10 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi sp, r8, r8, pc @ │ │ │ │ │ + @ instruction: 0x3dbe3bc8 │ │ │ │ │ cmpeq r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #3 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r0, ror #7 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r0, lsl #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi sp, [r8], #248 @ 0xf8 │ │ │ │ │ + ldccc 12, cr3, [lr, #16]! │ │ │ │ │ cmpeq r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq sp, r8, lsr #8 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r0, lsl #11 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r8, lsl r0 │ │ │ │ │ + ldccc 12, cr3, [lr, #272]! @ 0x110 │ │ │ │ │ adcseq ip, fp, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - tsteq sp, r0, asr #8 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011d15f0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r4, asr r0 │ │ │ │ │ + ldccc 12, cr3, [lr, #528]! @ 0x210 │ │ │ │ │ cmpeq r1, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - tsteq sp, r0, lsl #12 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + @ instruction: 0x011d15f8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi lr, r8, r4, r0 │ │ │ │ │ + ldccc 12, cr3, [lr, #768]! @ 0x300 │ │ │ │ │ cmpeq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - tsteq sp, r8, lsl #12 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq sp, r0, lsr #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strhmi lr, [r8], #0 │ │ │ │ │ + ldccc 13, cr3, [lr] │ │ │ │ │ cmpeq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - tsteq sp, r8, lsl r6 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq sp, r0, lsr #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi lr, [r8], #0 │ │ │ │ │ + ldccc 13, cr3, [lr, #240]! @ 0xf0 │ │ │ │ │ cmpeq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - tsteq sp, r8, lsl r6 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, ror #12 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdmi lr, [r8], #8 │ │ │ │ │ + ldccc 13, cr3, [lr, #480]! @ 0x1e0 │ │ │ │ │ cmpeq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #5 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq sp, r0, asr r6 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - sbcmi lr, r8, r0, lsr #2 │ │ │ │ │ + ldccc 13, cr3, [lr, #720]! @ 0x2d0 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #5 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - @ instruction: 0x011d1690 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, ror r6 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r8, asr r1 │ │ │ │ │ + ldccc 13, cr3, [lr, #976]! @ 0x3d0 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r0, lsr #13 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + @ instruction: 0x011d16b0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi lr, r8, r4, r1 │ │ │ │ │ + ldccc 14, cr3, [lr, #208]! @ 0xd0 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #6 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r0, lsr #13 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + @ instruction: 0x011d16b8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi lr, [r8], #20 │ │ │ │ │ + ldccc 14, cr3, [lr, #448]! @ 0x1c0 │ │ │ │ │ cmpeq r1, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011d16f0 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq sp, r0, lsl #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r4, lsl r2 │ │ │ │ │ + ldccc 14, cr3, [lr, #704]! @ 0x2c0 │ │ │ │ │ cmpeq r1, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011d16f8 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq sp, r8, lsl #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r0, asr r2 │ │ │ │ │ + ldccc 14, cr3, [lr, #816]! @ 0x330 │ │ │ │ │ adcseq ip, fp, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq sp, r0, lsr r7 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r0, asr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smullmi lr, r8, r0, r2 │ │ │ │ │ + ldccc 14, cr3, [lr, #944]! @ 0x3b0 │ │ │ │ │ cmpeq r1, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #7 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq sp, r0, lsr r7 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r0, asr #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, ip, asr #5 │ │ │ │ │ + ldccc 15, cr3, [lr, #80]! @ 0x50 │ │ │ │ │ @ instruction: 0x0151a998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #7 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r0, ror r7 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r0, ror #15 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r8, lsl #6 │ │ │ │ │ + ldccc 15, cr3, [lr, #240]! @ 0xf0 │ │ │ │ │ @ instruction: 0x0151a998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r8, ror r7 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, lsr #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r4, asr #6 │ │ │ │ │ + ldccc 15, cr3, [lr, #464]! @ 0x1d0 │ │ │ │ │ @ instruction: 0x0151a998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r8, ror r7 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, lsr #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #7 │ │ │ │ │ + ldccc 15, cr3, [lr, #704]! @ 0x2c0 │ │ │ │ │ @ instruction: 0x0151a998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq sp, r8, asr #15 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, lsr #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - sbcmi lr, r8, r4, asr #7 │ │ │ │ │ + ldccc 15, cr3, [lr, #960]! @ 0x3c0 │ │ │ │ │ ldrheq sl, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #8 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011d17d0 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, ror #16 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r8, ror #27 │ │ │ │ │ - sbcmi lr, r8, r0, lsl #8 │ │ │ │ │ + ldccc 0, cr4, [lr, #192]! @ 0xc0 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ - sbceq r4, r4, r9, lsr r4 │ │ │ │ │ - @ instruction: 0x011d1890 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, ror r8 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r8, ror #27 │ │ │ │ │ - sbcmi lr, r8, r0, asr #8 │ │ │ │ │ + ldccc 0, cr4, [lr, #432]! @ 0x1b0 │ │ │ │ │ cmpeq r1, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #9 │ │ │ │ │ - sbceq r4, r4, r1, asr #7 │ │ │ │ │ - @ instruction: 0x011d1898 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq sp, r8, asr #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrsheq sl, [r1, #-224] @ 0xffffff20 │ │ │ │ │ - sbcmi lr, r8, ip, asr r4 │ │ │ │ │ + ldccc 0, cr4, [lr, #688]! @ 0x2b0 │ │ │ │ │ ldrheq sl, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #9 │ │ │ │ │ - ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ - @ instruction: 0x011d18b8 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq sp, r8, asr #17 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrsheq sl, [r1, #-224] @ 0xffffff20 │ │ │ │ │ - sbcmi lr, r8, ip, ror r4 │ │ │ │ │ + ldccc 0, cr4, [lr, #928]! @ 0x3a0 │ │ │ │ │ cmpeq r1, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #9 │ │ │ │ │ - strheq r3, [r4], #5 │ │ │ │ │ - @ instruction: 0x011d18b8 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r8, lsl r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsl r1 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #9 │ │ │ │ │ + ldccc 1, cr4, [lr, #144]! @ 0x90 │ │ │ │ │ ldrheq sl, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ │ - sbceq r3, r4, r1, asr fp │ │ │ │ │ - tsteq sp, r8, lsl #18 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r0, lsr r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsl r1 │ │ │ │ │ - sbcmi lr, r8, ip, asr #9 │ │ │ │ │ + ldccc 1, cr4, [lr, #384]! @ 0x180 │ │ │ │ │ ldrsheq fp, [r1, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r0, asr #18 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r0, lsr r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsr #6 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #10 │ │ │ │ │ + ldccc 1, cr4, [lr, #640]! @ 0x280 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r8, asr #18 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, ror r9 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsr #6 │ │ │ │ │ - sbcmi lr, r8, r0, asr #10 │ │ │ │ │ + ldccc 1, cr4, [lr, #896]! @ 0x380 │ │ │ │ │ ldrsheq fp, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r8, asr #18 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, lsl #19 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ - sbcmi lr, r8, r0, lsl #11 │ │ │ │ │ + ldccc 2, cr4, [lr, #112]! @ 0x70 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - @ instruction: 0x011d1990 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq sp, r0, lsr #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ ldrsbeq fp, [r1, #-64] @ 0xffffffc0 │ │ │ │ │ - sbcmi lr, r8, r0, asr #11 │ │ │ │ │ + ldccc 2, cr4, [lr, #368]! @ 0x170 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011d1998 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq sp, r8, lsr #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, ror #10 │ │ │ │ │ - strdmi lr, [r8], #92 @ 0x5c │ │ │ │ │ + ldccc 2, cr4, [lr, #480]! @ 0x1e0 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #11 │ │ │ │ │ - sbceq r3, r4, r9, lsl #20 │ │ │ │ │ - tsteq sp, r8, ror #19 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r0, asr #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, ror #10 │ │ │ │ │ - sbcmi lr, r8, ip, lsr r6 │ │ │ │ │ + ldccc 2, cr4, [lr, #608]! @ 0x260 │ │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ │ - sbceq r3, r4, r9, ror #18 │ │ │ │ │ - tsteq sp, r8, ror #19 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r0, asr #20 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ - sbcmi lr, r8, r8, ror r6 │ │ │ │ │ + ldccc 2, cr4, [lr, #768]! @ 0x300 │ │ │ │ │ ldrheq sl, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #11 │ │ │ │ │ - sbceq r4, r4, r1, ror #1 │ │ │ │ │ - tsteq sp, r0, lsl sl │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r0, ror #22 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r8, lsl #15 │ │ │ │ │ - strhmi lr, [r8], #100 @ 0x64 │ │ │ │ │ + ldccc 2, cr4, [lr, #928]! @ 0x3a0 │ │ │ │ │ ldrheq sl, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ - sbceq r3, r4, sp, lsl #29 │ │ │ │ │ - tsteq sp, r8, lsl sl │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r8, ror #23 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, asr #17 │ │ │ │ │ - strdmi lr, [r8], #96 @ 0x60 │ │ │ │ │ + ldccc 3, cr4, [lr, #128]! @ 0x80 │ │ │ │ │ ldrheq sl, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ │ - sbceq r6, r4, r5, lsl #24 │ │ │ │ │ - tsteq sp, r8, lsl sl │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + @ instruction: 0x011d1bf0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, asr #17 │ │ │ │ │ - sbcmi lr, r8, r0, lsr r7 │ │ │ │ │ + ldccc 3, cr4, [lr, #368]! @ 0x170 │ │ │ │ │ cmpeq r1, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ - sbceq r4, r4, r1, ror #3 │ │ │ │ │ - tsteq sp, r8, asr #20 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + @ instruction: 0x011d1bf0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsr fp │ │ │ │ │ - sbcmi lr, r8, r0, ror r7 │ │ │ │ │ + ldccc 3, cr4, [lr, #624]! @ 0x270 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ │ - strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ - @ instruction: 0x011d1af8 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, lsr ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsr fp │ │ │ │ │ - sbcmi lr, r8, ip, lsr #15 │ │ │ │ │ + ldccc 3, cr4, [lr, #880]! @ 0x370 │ │ │ │ │ ldrsbeq fp, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #13 │ │ │ │ │ - sbceq r3, r4, sp, ror #31 │ │ │ │ │ - @ instruction: 0x011d1bb0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, asr ip │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, ip, ror #15 │ │ │ │ │ + ldccc 4, cr4, [lr, #96]! @ 0x60 │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #13 │ │ │ │ │ - sbceq r3, r4, sp, ror #31 │ │ │ │ │ - tsteq sp, r0, lsl #24 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + @ instruction: 0x011d1cd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #16 │ │ │ │ │ + ldccc 4, cr4, [lr, #352]! @ 0x160 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #13 │ │ │ │ │ - sbceq r3, r4, sp, ror #31 │ │ │ │ │ - tsteq sp, r8, ror #24 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + @ instruction: 0x011d1cd0 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - sbcmi lr, r8, ip, ror #16 │ │ │ │ │ + ldccc 4, cr4, [lr, #592]! @ 0x250 │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ │ - sbceq r3, r4, sp, ror #31 │ │ │ │ │ - @ instruction: 0x011d1cd8 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, lsl #26 │ │ │ │ │ ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsr fp │ │ │ │ │ - sbcmi lr, r8, ip, lsr #17 │ │ │ │ │ + ldccc 4, cr4, [lr, #832]! @ 0x340 │ │ │ │ │ cmpeq r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ │ - rscseq r6, r1, r9, lsr sl │ │ │ │ │ - ldrsheq sp, [r2, #-152] @ 0xffffff68 │ │ │ │ │ - rsceq r3, r9, r0, lsl sp │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, lsl #26 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r1, r0, lsr fp │ │ │ │ │ - sbcmi r5, sl, ip, lsl #6 │ │ │ │ │ + ldccc 5, cr4, [lr, #48]! @ 0x30 │ │ │ │ │ cmpeq r1, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror sl │ │ │ │ │ - eoreq r0, r5, #160, 26 @ 0x2800 │ │ │ │ │ - eoreq r0, r5, #184, 26 @ 0x2e00 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #112, 26 @ 0x1c00 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, lsl #26 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldccc 5, cr4, [lr, #304]! @ 0x130 │ │ │ │ │ + adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #14 │ │ │ │ │ - rscseq r6, r1, r9, lsr sl │ │ │ │ │ - cmpeq r2, r0, asr fp │ │ │ │ │ - rsceq r3, r9, r0, lsl sp │ │ │ │ │ - cmneq pc, r8, ror #24 │ │ │ │ │ - sbcmi r5, sl, ip, asr #7 │ │ │ │ │ - cmneq pc, r0, lsr #24 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, asr #26 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + ldccc 5, cr4, [lr, #560]! @ 0x230 │ │ │ │ │ + tsteq fp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0152db98 │ │ │ │ │ - eoreq r0, r5, #192, 28 @ 0xc00 │ │ │ │ │ - eoreq r0, r5, #216, 28 @ 0xd80 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #144, 28 @ 0x900 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r8, asr #26 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + andeq r0, r0, r7, lsr #4 │ │ │ │ │ + ldccc 5, cr4, [lr, #800]! @ 0x320 │ │ │ │ │ + tsteq fp, r0, asr #23 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r7, r9, r5, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq fp, lr, ip, r6 │ │ │ │ │ @@ -2574256,260 +2574028,260 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq fp, lr, r4, fp │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr #7 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #224, 30 @ 0x380 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + @ instruction: 0x011d1ed8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + ldrheq sp, [r1, #-144] @ 0xffffff70 │ │ │ │ │ + ldccc 6, cr4, [lr, #32]! │ │ │ │ │ + cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq lr, [r2, #-64] @ 0xffffffc0 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #56 @ 0x38 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + tsteq sp, r0, ror #29 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r1, r8, asr sl │ │ │ │ │ + ldccc 6, cr4, [lr, #144]! @ 0x90 │ │ │ │ │ + cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, ror r6 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #176 @ 0xb0 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r8, lsl #30 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r1, r8, ror #21 │ │ │ │ │ + ldccc 6, cr4, [lr, #272]! @ 0x110 │ │ │ │ │ + cmpeq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl #17 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #248 @ 0xf8 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r8, lsl #30 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r1, r8, ror #21 │ │ │ │ │ + ldccc 6, cr4, [lr, #432]! @ 0x1b0 │ │ │ │ │ + @ instruction: 0x0151db90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #16 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r8, asr #30 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #88, 2 │ │ │ │ │ + ldccc 6, cr4, [lr, #592]! @ 0x250 │ │ │ │ │ + adcseq r4, r4, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #17 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, asr #31 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq lr, [r2, #-176] @ 0xffffff50 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #160, 2 @ 0x28 │ │ │ │ │ + ldccc 6, cr4, [lr, #816]! @ 0x330 │ │ │ │ │ + adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, asr #31 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror #26 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #24, 4 @ 0x80000001 │ │ │ │ │ + ldccc 7, cr4, [lr, #32]! │ │ │ │ │ + cmpeq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #17 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, asr #31 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr lr │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #96, 4 │ │ │ │ │ + ldccc 7, cr4, [lr, #288]! @ 0x120 │ │ │ │ │ + cmpeq r1, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #17 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, lsr #32 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #2 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #192, 4 │ │ │ │ │ + ldccc 7, cr4, [lr, #544]! @ 0x220 │ │ │ │ │ + cmpeq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #18 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r8, lsr #32 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, ror r2 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #8, 6 @ 0x20000000 │ │ │ │ │ + ldccc 7, cr4, [lr, #784]! @ 0x310 │ │ │ │ │ + cmpeq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #18 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + @ instruction: 0x011d2090 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #7 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #128, 6 │ │ │ │ │ + ldccc 8, cr4, [lr, #16]! │ │ │ │ │ + adcseq r4, lr, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + @ instruction: 0x011d2090 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, ror #9 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #200, 6 @ 0x20000003 │ │ │ │ │ + ldccc 8, cr4, [lr, #256]! @ 0x100 │ │ │ │ │ + cmpeq r1, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #18 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, asr #1 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr #13 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #88, 8 @ 0x58000000 │ │ │ │ │ + ldccc 8, cr4, [lr, #496]! @ 0x1f0 │ │ │ │ │ + cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #19 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + ldrsbeq r2, [sp, -r8] │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsr #15 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #160, 8 @ 0xa0000000 │ │ │ │ │ + ldccc 8, cr4, [lr, #736]! @ 0x2e0 │ │ │ │ │ + cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #19 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + ldrsbeq r2, [sp, -r8] │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01530a90 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #24, 10 @ 0x6000000 │ │ │ │ │ + ldccc 8, cr4, [lr, #992]! @ 0x3e0 │ │ │ │ │ + cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, lsr #2 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror fp │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #96, 10 @ 0x18000000 │ │ │ │ │ + @ instruction: 0x3dbe4938 │ │ │ │ │ + cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, asr #27 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #192, 10 @ 0x30000000 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, lsr r1 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + adceq r6, r6, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe4974 │ │ │ │ │ + cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + tsteq sp, r8, ror #3 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r0, [r3, #-232] @ 0xffffff18 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #8, 12 @ 0x800000 │ │ │ │ │ + @ instruction: 0x3dbe49b4 │ │ │ │ │ + adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + @ instruction: 0x011d21f0 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, ror r0 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #128, 12 @ 0x8000000 │ │ │ │ │ + @ instruction: 0x3dbe49d0 │ │ │ │ │ + @ instruction: 0x01522098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r0, lsr #4 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, ror #2 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #200, 12 @ 0xc800000 │ │ │ │ │ + @ instruction: 0x3dbe49f0 │ │ │ │ │ + cmpeq r2, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r0, lsr #4 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, asr #7 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #40, 14 @ 0xa00000 │ │ │ │ │ + @ instruction: 0x3dbe4a18 │ │ │ │ │ + cmpeq r2, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #21 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + tsteq sp, r8, asr r2 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r1, [r3, #-72] @ 0xffffffb8 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #112, 14 @ 0x1c00000 │ │ │ │ │ + @ instruction: 0x3dbe4a40 │ │ │ │ │ + adcseq ip, fp, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #21 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, ror #5 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr r6 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #232, 14 @ 0x3a00000 │ │ │ │ │ + @ instruction: 0x3dbe4a78 │ │ │ │ │ + @ instruction: 0x01522290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #21 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r0, lsl r3 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #16 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #48, 16 @ 0x300000 │ │ │ │ │ + @ instruction: 0x3dbe4ab4 │ │ │ │ │ + cmpeq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r0, lsl r3 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr sl │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #144, 16 @ 0x900000 │ │ │ │ │ + @ instruction: 0x3dbe4af4 │ │ │ │ │ + cmpeq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, lsl #7 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr fp │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #216, 16 @ 0xd80000 │ │ │ │ │ + @ instruction: 0x3dbe4b34 │ │ │ │ │ + cmpeq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r8, lsl #7 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, asr #2 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #80, 18 @ 0x140000 │ │ │ │ │ + @ instruction: 0x3dbe4b70 │ │ │ │ │ + cmpeq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, asr #4 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #152, 18 @ 0x260000 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + @ instruction: 0x011d23b8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + adcseq r4, r4, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe4bb0 │ │ │ │ │ + cmpeq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsl #10 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #248, 18 @ 0x3e0000 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + @ instruction: 0x011d23b8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r8, asr r7 │ │ │ │ │ + @ instruction: 0x3dbe4bec │ │ │ │ │ + cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq r2, [r3, #-88] @ 0xffffffa8 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #64, 20 @ 0x40000 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r8, lsr r4 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r8, asr r7 │ │ │ │ │ + ldccc 12, cr4, [lr, #160]! @ 0xa0 │ │ │ │ │ + cmpeq r2, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsl r8 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #184, 20 @ 0xb8000 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r0, asr #8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, ror #16 │ │ │ │ │ + ldccc 12, cr4, [lr, #400]! @ 0x190 │ │ │ │ │ + cmpeq r2, r8, lsr #14 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq r4, r9, r0, sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, fp, r4, ror r9 │ │ │ │ │ @@ -2574552,195 +2574324,195 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, fp, r4, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsr #18 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #0, 22 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r0, asr #8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, ror #16 │ │ │ │ │ + ldccc 12, cr4, [lr, #656]! @ 0x290 │ │ │ │ │ + cmpeq r2, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, asr #24 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #96, 22 @ 0x18000 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r8, ror r4 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, ror sl │ │ │ │ │ + ldccc 12, cr4, [lr, #912]! @ 0x390 │ │ │ │ │ + cmpeq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, ror #26 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #168, 22 @ 0x2a000 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r0, lsl #9 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, ror sl │ │ │ │ │ + ldccc 13, cr4, [lr, #128]! @ 0x80 │ │ │ │ │ + cmpeq r2, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #29 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #32, 24 @ 0x2000 │ │ │ │ │ + sbceq r4, r4, r9, lsr r4 │ │ │ │ │ + @ instruction: 0x011d25b0 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, lsl #25 │ │ │ │ │ + ldccc 13, cr4, [lr, #384]! @ 0x180 │ │ │ │ │ + cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr #31 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #104, 24 @ 0x6800 │ │ │ │ │ + sbceq r4, r4, r1, asr #7 │ │ │ │ │ + @ instruction: 0x011d25b8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, lsl #25 │ │ │ │ │ + ldccc 13, cr4, [lr, #496]! @ 0x1f0 │ │ │ │ │ + cmpeq r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, asr #2 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #200, 24 @ 0xc800 │ │ │ │ │ + ldrdeq ip, [r4], #61 @ 0x3d │ │ │ │ │ + tsteq sp, r8, asr #11 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r8, lsl #27 │ │ │ │ │ + ldccc 13, cr4, [lr, #624]! @ 0x270 │ │ │ │ │ + cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr r2 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #16, 26 @ 0x400 │ │ │ │ │ + strheq r3, [r4], #5 │ │ │ │ │ + tsteq sp, r8, asr #11 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, lsr lr │ │ │ │ │ + ldccc 13, cr4, [lr, #784]! @ 0x310 │ │ │ │ │ + cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsr #8 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #136, 26 @ 0x2200 │ │ │ │ │ + sbceq r3, r4, r1, asr fp │ │ │ │ │ + @ instruction: 0x011d25f8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, asr #29 │ │ │ │ │ + ldccc 13, cr4, [lr, #944]! @ 0x3b0 │ │ │ │ │ + cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq r4, [r3, #-72] @ 0xffffffb8 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #208, 26 @ 0x3400 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, lsr r6 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, asr #29 │ │ │ │ │ + ldccc 14, cr4, [lr, #144]! @ 0x90 │ │ │ │ │ + cmpeq r2, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsl #16 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #48, 28 @ 0x300 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, lsr r6 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + @ instruction: 0x01522f98 │ │ │ │ │ + ldccc 14, cr4, [lr, #384]! @ 0x180 │ │ │ │ │ + cmpeq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r4, [r3, #-136] @ 0xffffff78 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #120, 28 @ 0x780 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, lsr r6 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + ldrsheq r6, [r2, #-8] │ │ │ │ │ + ldccc 14, cr4, [lr, #640]! @ 0x280 │ │ │ │ │ + cmpeq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr #23 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #240, 28 @ 0xf00 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, ror r6 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, lsr r2 │ │ │ │ │ + ldccc 14, cr4, [lr, #896]! @ 0x380 │ │ │ │ │ + cmpeq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsl #25 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #56, 30 @ 0xe0 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r8, ror r6 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, lsr r2 │ │ │ │ │ + ldccc 15, cr4, [lr, #112]! @ 0x70 │ │ │ │ │ + cmpeq r2, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr #28 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r1, r5, #152, 30 @ 0x260 │ │ │ │ │ + sbceq r3, r4, r9, lsl #20 │ │ │ │ │ + tsteq sp, r0, ror #13 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, lsr #9 │ │ │ │ │ + ldccc 15, cr4, [lr, #368]! @ 0x170 │ │ │ │ │ + cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r5, [r3, #-184] @ 0xffffff48 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r1, r5, #224, 30 @ 0x380 │ │ │ │ │ + sbceq r3, r4, r9, ror #18 │ │ │ │ │ + tsteq sp, r0, ror #13 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ + cmpeq r2, r0, lsr #9 │ │ │ │ │ + ldccc 15, cr4, [lr, #608]! @ 0x260 │ │ │ │ │ + cmpeq r2, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ │ + sbceq r4, r4, r1, ror #1 │ │ │ │ │ + tsteq sp, r0, lsl r7 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #23 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr4, [lr, #848]! @ 0x350 │ │ │ │ │ + tsteq fp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #29 │ │ │ │ │ + sbceq r3, r4, sp, lsl #29 │ │ │ │ │ + tsteq sp, r8, lsl r7 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r6, [r3, #-192] @ 0xffffff40 │ │ │ │ │ - rsceq r4, r9, r8, asr #10 │ │ │ │ │ - adcseq r7, r4, r8, asr #19 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - eoreq r2, r5, #176 @ 0xb0 │ │ │ │ │ + ldccc 0, cr5, [lr, #64]! @ 0x40 │ │ │ │ │ + addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #29 │ │ │ │ │ - andeq r0, r7, r1 │ │ │ │ │ - svccc 0x00da419c │ │ │ │ │ - andeq r0, r0, lr, lsl r4 │ │ │ │ │ + sbceq r6, r4, r5, lsl #24 │ │ │ │ │ + tsteq sp, r8, lsl r7 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + ldccc 0, cr5, [lr, #320]! @ 0x140 │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr #6 │ │ │ │ │ - cmpeq r2, r8, lsl #9 │ │ │ │ │ + sbceq r4, r4, r1, ror #3 │ │ │ │ │ + tsteq sp, r0, ror r7 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r2, r0, lsr #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldccc 0, cr5, [lr, #576]! @ 0x240 │ │ │ │ │ ldrsbeq r6, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsl #9 │ │ │ │ │ - cmpeq r2, r8, lsl #9 │ │ │ │ │ + strdeq r3, [r4], #241 @ 0xf1 │ │ │ │ │ + tsteq sp, r8, ror r7 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ cmpeq r2, r0, lsr #9 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldccc 0, cr5, [lr, #816]! @ 0x330 │ │ │ │ │ cmpeq r2, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - svclt 0x00ffd9e8 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ + sbceq r3, r4, sp, ror #31 │ │ │ │ │ + tsteq sp, r8, lsr #15 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - subeq r0, sl, r0 │ │ │ │ │ + ldccc 1, cr5, [lr, #48]! @ 0x30 │ │ │ │ │ tsteq fp, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, sl, r8, lsl r0 @ │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ + sbceq r3, r4, sp, ror #31 │ │ │ │ │ + tsteq sp, r8, lsl #16 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - subeq r0, sl, r0 │ │ │ │ │ + ldccc 1, cr5, [lr, #304]! @ 0x130 │ │ │ │ │ ldrshteq ip, [fp], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #3 │ │ │ │ │ - andeq r0, r3, r0 │ │ │ │ │ - svccc 0x00da4678 │ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ │ + sbceq r3, r4, sp, ror #31 │ │ │ │ │ + tsteq sp, r8, lsr r8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ │ - subeq r0, sl, r1 │ │ │ │ │ + ldccc 1, cr5, [lr, #560]! @ 0x230 │ │ │ │ │ tsteq ip, r0, asr r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r3, [sl, #-81] @ 0xffffffaf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2574775,15 +2574547,15 @@ │ │ │ │ │ hvceq 42393 @ 0xa599 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ ldrdeq r3, [pc, #-12] @ 11acfdc <__bss_end__@@Base+0xaaf92c> │ │ │ │ │ tsteq ip, r8, ror #9 │ │ │ │ │ ... │ │ │ │ │ - sbcseq r0, r0, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r0, r0, lsl #23 │ │ │ │ │ tsteq sl, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ad190 │ │ │ │ │ tsteq sl, r8, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsr #16 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ @@ -2574860,481 +2574632,481 @@ │ │ │ │ │ tsteq sl, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #2 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r6, r4, r0, lsl #13 │ │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ │ - eoreq r5, r4, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r5, r4, #200, 24 @ 0xc800 │ │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ │ andle lr, sp, sp, asr #6 │ │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, ror #18 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ │ andle r0, r0, r4, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r5, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq sl, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, pc, r8, lsl r6 @ │ │ │ │ │ tsteq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ad198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ad1d0 │ │ │ │ │ tsteq sl, r8, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r8, ror #17 │ │ │ │ │ + adceq r3, pc, r0, lsr r8 @ │ │ │ │ │ tsteq pc, r0, lsr #27 │ │ │ │ │ @ instruction: 0x011ad1b8 │ │ │ │ │ - eoreq r5, r4, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r5, r4, #16, 26 @ 0x400 │ │ │ │ │ tsteq sl, r0, asr #3 │ │ │ │ │ andle r2, sp, r5, asr r0 │ │ │ │ │ tsteq sl, r8, asr #3 │ │ │ │ │ andle r0, r0, fp, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r5, r4, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ad1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ │ tsteq sl, r8, ror #3 │ │ │ │ │ - eoreq r5, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r5, r4, #88, 26 @ 0x1600 │ │ │ │ │ @ instruction: 0x011ad1f0 │ │ │ │ │ andle ip, sp, r8, lsl r4 │ │ │ │ │ @ instruction: 0x011ad1f8 │ │ │ │ │ andle r0, r0, ip, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r5, r4, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ │ tsteq sl, r8, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsr #16 │ │ │ │ │ @ instruction: 0x011f1db8 │ │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ │ - eoreq r5, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r5, r4, #160, 26 @ 0x2800 │ │ │ │ │ tsteq sl, r0, asr #4 │ │ │ │ │ andle fp, ip, r3, asr #1 │ │ │ │ │ tsteq sl, r8, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010cf4b8 │ │ │ │ │ @ instruction: 0x011f1dd0 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ andle r0, r0, sl, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r5, r4, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq sl, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r6, r0, lsr #28 │ │ │ │ │ tsteq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsr #5 │ │ │ │ │ tsteq sl, r8, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r6, r8, lsl #1 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ - eoreq r5, r4, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r5, r4, #232, 26 @ 0x3a00 │ │ │ │ │ @ instruction: 0x011ad290 │ │ │ │ │ andle r3, sp, fp, lsl r0 │ │ │ │ │ @ instruction: 0x011ad298 │ │ │ │ │ mulle r0, r2, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r5, r4, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #5 │ │ │ │ │ + @ instruction: 0x011ad2d0 │ │ │ │ │ @ instruction: 0x011ad2b8 │ │ │ │ │ - eoreq r5, r4, #24, 28 @ 0x180 │ │ │ │ │ - tsteq sl, r8, asr #5 │ │ │ │ │ + eoreq r5, r4, #48, 28 @ 0x300 │ │ │ │ │ + tsteq sl, r0, asr #5 │ │ │ │ │ andle r0, lr, sp, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad2d8 │ │ │ │ │ - @ instruction: 0x011ad2d0 │ │ │ │ │ + tsteq sl, r8, asr #5 │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r5, r4, #72, 28 @ 0x480 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011ad2d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad2f0 │ │ │ │ │ + tsteq sl, r0, lsl r3 │ │ │ │ │ tsteq sl, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r6, [r1], r8 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r3 │ │ │ │ │ + @ instruction: 0x011ad2f8 │ │ │ │ │ + eoreq r5, r4, #120, 28 @ 0x780 │ │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ │ - eoreq r5, r4, #96, 28 @ 0x600 │ │ │ │ │ - tsteq sl, r8, lsl #6 │ │ │ │ │ andle lr, ip, r7, asr sl │ │ │ │ │ - tsteq sl, r0, lsl r3 │ │ │ │ │ + tsteq sl, r8, lsl #6 │ │ │ │ │ andle r0, r0, sl, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r5, r4, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ │ + tsteq sl, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #6 │ │ │ │ │ + tsteq sl, r0, asr #6 │ │ │ │ │ + tsteq sl, r8, lsr #6 │ │ │ │ │ + eoreq r5, r4, #192, 28 @ 0xc00 │ │ │ │ │ tsteq sl, r0, lsr r3 │ │ │ │ │ - eoreq r5, r4, #168, 28 @ 0xa80 │ │ │ │ │ - tsteq sl, r8, lsr r3 │ │ │ │ │ andle sp, ip, sl, lsl r6 │ │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ │ + tsteq sl, r8, lsr r3 │ │ │ │ │ andle r0, r0, ip, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r5, r4, #216, 28 @ 0xd80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #6 │ │ │ │ │ + tsteq sl, r8, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #7 │ │ │ │ │ tsteq sl, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #7 │ │ │ │ │ + tsteq sl, r8, ror #6 │ │ │ │ │ + eoreq r5, r4, #8, 30 │ │ │ │ │ tsteq sl, r0, lsl #7 │ │ │ │ │ - eoreq r5, r4, #240, 28 @ 0xf00 │ │ │ │ │ + andle r0, sp, r1, asr pc │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ │ - andle r0, sp, r1, asr pc │ │ │ │ │ - tsteq sl, r0, lsr #7 │ │ │ │ │ andle r0, r0, lr, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r5, r4, #32, 30 @ 0x80 │ │ │ │ │ @ instruction: 0x011ad398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r7, r8, ror sp │ │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad3b0 │ │ │ │ │ + tsteq sl, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad3d8 │ │ │ │ │ + @ instruction: 0x011ad3d0 │ │ │ │ │ + @ instruction: 0x011ad3b8 │ │ │ │ │ + eoreq r5, r4, #80, 30 @ 0x140 │ │ │ │ │ tsteq sl, r0, asr #7 │ │ │ │ │ - eoreq r5, r4, #56, 30 @ 0xe0 │ │ │ │ │ - tsteq sl, r8, asr #7 │ │ │ │ │ andle fp, sp, r7, ror #8 │ │ │ │ │ - @ instruction: 0x011ad3d0 │ │ │ │ │ + tsteq sl, r8, asr #7 │ │ │ │ │ ldrdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r5, r4, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #7 │ │ │ │ │ + @ instruction: 0x011ad3d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #8 │ │ │ │ │ + tsteq sl, r0, lsl #8 │ │ │ │ │ + tsteq sl, r8, ror #7 │ │ │ │ │ + eoreq r5, r4, #152, 30 @ 0x260 │ │ │ │ │ @ instruction: 0x011ad3f0 │ │ │ │ │ - eoreq r5, r4, #128, 30 @ 0x200 │ │ │ │ │ - @ instruction: 0x011ad3f8 │ │ │ │ │ andle pc, sp, r9, lsr #12 │ │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011ad3f8 │ │ │ │ │ andle r0, r0, r6, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r5, r4, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r4 │ │ │ │ │ + tsteq sl, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r4 │ │ │ │ │ + tsteq sl, r0, lsr r4 │ │ │ │ │ + tsteq sl, r8, lsl r4 │ │ │ │ │ + eoreq r5, r4, #224, 30 @ 0x380 │ │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ │ - eoreq r5, r4, #200, 30 @ 0x320 │ │ │ │ │ - tsteq sl, r8, lsr #8 │ │ │ │ │ strdle r9, [sp], -r9 @ │ │ │ │ │ - tsteq sl, r0, lsr r4 │ │ │ │ │ + tsteq sl, r8, lsr #8 │ │ │ │ │ andle r0, r0, r1, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r5, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq r6, r4, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #8 │ │ │ │ │ + tsteq sl, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #9 │ │ │ │ │ + tsteq sl, r0, lsl #9 │ │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ │ + eoreq r6, r4, #56 @ 0x38 │ │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ │ - eoreq r6, r4, #32 │ │ │ │ │ + strdle r1, [lr], -r4 │ │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r2, r0, asr #5 │ │ │ │ │ tsteq pc, r8, ror lr @ │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ - strdle r1, [lr], -r4 │ │ │ │ │ - tsteq sl, r0, lsl #9 │ │ │ │ │ andle r0, r0, sl, asr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #80 @ 0x50 │ │ │ │ │ tsteq sl, r8, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r0, r8, ip │ │ │ │ │ @ instruction: 0x011f1e90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #9 │ │ │ │ │ + tsteq sl, r8, lsl #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #9 │ │ │ │ │ @ instruction: 0x011ad498 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq ip, r8, r2, sp │ │ │ │ │ tsteq pc, r8, lsr #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #9 │ │ │ │ │ + tsteq sl, r8, lsr #9 │ │ │ │ │ + eoreq r6, r4, #128 @ 0x80 │ │ │ │ │ @ instruction: 0x011ad4b0 │ │ │ │ │ - eoreq r6, r4, #104 @ 0x68 │ │ │ │ │ - @ instruction: 0x011ad4b8 │ │ │ │ │ mulle sp, sl, r9 │ │ │ │ │ - tsteq sl, r0, asr #9 │ │ │ │ │ + @ instruction: 0x011ad4b8 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #128 @ 0x80 │ │ │ │ │ + eoreq r6, r4, #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad4d0 │ │ │ │ │ + tsteq sl, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad4f8 │ │ │ │ │ + @ instruction: 0x011ad4f0 │ │ │ │ │ + @ instruction: 0x011ad4d8 │ │ │ │ │ + eoreq r6, r4, #200 @ 0xc8 │ │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ │ - eoreq r6, r4, #176 @ 0xb0 │ │ │ │ │ - tsteq sl, r8, ror #9 │ │ │ │ │ andle r4, sp, sp, asr r0 │ │ │ │ │ - @ instruction: 0x011ad4f0 │ │ │ │ │ + tsteq sl, r8, ror #9 │ │ │ │ │ andle r0, r0, sp, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #200 @ 0xc8 │ │ │ │ │ + eoreq r6, r4, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl r5 │ │ │ │ │ + @ instruction: 0x011ad4f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #10 │ │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, lsl #4 │ │ │ │ │ tsteq pc, r0, asr #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #10 │ │ │ │ │ + tsteq sl, r8, lsl r5 │ │ │ │ │ + eoreq r6, r4, #16, 2 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ - eoreq r6, r4, #248 @ 0xf8 │ │ │ │ │ + andle pc, ip, sp, lsl #29 │ │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, sl, r0, ror #15 │ │ │ │ │ @ instruction: 0x011f1ed8 │ │ │ │ │ tsteq sl, r8, lsr r5 │ │ │ │ │ - andle pc, ip, sp, lsl #29 │ │ │ │ │ - tsteq sl, r0, asr #10 │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #16, 2 │ │ │ │ │ + eoreq r6, r4, #40, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r5 │ │ │ │ │ + tsteq sl, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ │ + tsteq sl, r8, asr r5 │ │ │ │ │ + eoreq r6, r4, #88, 2 │ │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ │ - eoreq r6, r4, #64, 2 │ │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ │ andle r3, lr, r1, ror r2 │ │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ │ + tsteq sl, r8, ror #10 │ │ │ │ │ andle r0, r0, sp, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #88, 2 │ │ │ │ │ + eoreq r6, r4, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #11 │ │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #11 │ │ │ │ │ + tsteq sl, r0, asr #11 │ │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ │ + eoreq r6, r4, #160, 2 @ 0x28 │ │ │ │ │ tsteq sl, r0, lsr #11 │ │ │ │ │ - eoreq r6, r4, #136, 2 @ 0x22 │ │ │ │ │ + mulle ip, r3, r3 │ │ │ │ │ @ instruction: 0x011ad598 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r5, r8, asr #24 @ │ │ │ │ │ @ instruction: 0x011f1ef0 │ │ │ │ │ tsteq sl, r8, lsr #11 │ │ │ │ │ - mulle ip, r3, r3 │ │ │ │ │ - tsteq sl, r0, asr #11 │ │ │ │ │ andle r0, r0, sl, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #184, 2 @ 0x2e │ │ │ │ │ @ instruction: 0x011ad5b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0115daf8 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #11 │ │ │ │ │ + tsteq sl, r8, asr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr r6 │ │ │ │ │ @ instruction: 0x011ad5d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq lr, [sp], r0 │ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #12 │ │ │ │ │ + tsteq sl, r8, ror #11 │ │ │ │ │ + eoreq r6, r4, #232, 2 @ 0x3a │ │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ │ - eoreq r6, r4, #208, 2 @ 0x34 │ │ │ │ │ + andle r9, ip, fp, lsr r1 │ │ │ │ │ @ instruction: 0x011ad5f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r7, r8, ror #17 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ │ - andle r9, ip, fp, lsr r1 │ │ │ │ │ - tsteq sl, r0, lsr r6 │ │ │ │ │ @ instruction: 0xd00002bd │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #0, 4 │ │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r8, r0, ror #11 │ │ │ │ │ tsteq pc, r0, asr pc @ │ │ │ │ │ @ instruction: 0x011ab5b0 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #232, 2 @ 0x3a │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr #12 │ │ │ │ │ tsteq sl, r0, lsr #12 │ │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #12 │ │ │ │ │ + tsteq sl, r0, lsr #13 │ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r3, [fp], r0 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #13 │ │ │ │ │ + tsteq sl, r8, ror #12 │ │ │ │ │ + eoreq r6, r4, #48, 4 │ │ │ │ │ tsteq sl, r0, lsl #13 │ │ │ │ │ - eoreq r6, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + andle r5, ip, r5, ror #28 │ │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, fp, r8, lsl pc │ │ │ │ │ tsteq pc, r0, lsl #31 │ │ │ │ │ tsteq sl, r8, lsl #13 │ │ │ │ │ - andle r5, ip, r5, ror #28 │ │ │ │ │ - tsteq sl, r0, lsr #13 │ │ │ │ │ andle r0, r0, r9, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x011ad698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1f98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad6b0 │ │ │ │ │ + tsteq sl, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad6d8 │ │ │ │ │ + @ instruction: 0x011ad6d0 │ │ │ │ │ + @ instruction: 0x011ad6b8 │ │ │ │ │ + eoreq r6, r4, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq sl, r0, asr #13 │ │ │ │ │ - eoreq r6, r4, #96, 4 │ │ │ │ │ - tsteq sl, r8, asr #13 │ │ │ │ │ andle r4, sp, sl, lsl #27 │ │ │ │ │ - @ instruction: 0x011ad6d0 │ │ │ │ │ + tsteq sl, r8, asr #13 │ │ │ │ │ @ instruction: 0xd00001bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r6, r4, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #13 │ │ │ │ │ + @ instruction: 0x011ad6d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ │ + tsteq sl, r0, lsl r7 │ │ │ │ │ + tsteq sl, r8, ror #13 │ │ │ │ │ + eoreq r6, r4, #192, 4 │ │ │ │ │ @ instruction: 0x011ad6f0 │ │ │ │ │ - eoreq r6, r4, #168, 4 @ 0x8000000a │ │ │ │ │ - @ instruction: 0x011ad6f8 │ │ │ │ │ andle sp, sp, r8, ror #6 │ │ │ │ │ - tsteq sl, r0, lsl r7 │ │ │ │ │ + @ instruction: 0x011ad6f8 │ │ │ │ │ andle r0, r0, sl, lsl #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1fb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r7 │ │ │ │ │ + tsteq sl, r8, lsl r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr r7 │ │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr r7 │ │ │ │ │ + tsteq sl, r8, lsr r7 │ │ │ │ │ + eoreq r6, r4, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ │ - eoreq r6, r4, #240, 4 │ │ │ │ │ - tsteq sl, r8, asr #14 │ │ │ │ │ andle r7, sp, r3, ror r3 │ │ │ │ │ - tsteq sl, r0, asr r7 │ │ │ │ │ + tsteq sl, r8, asr #14 │ │ │ │ │ andle r0, r0, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r6, r4, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #14 │ │ │ │ │ + tsteq sl, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #15 │ │ │ │ │ + tsteq sl, r0, lsl #15 │ │ │ │ │ + tsteq sl, r8, ror #14 │ │ │ │ │ + eoreq r6, r4, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ │ - eoreq r6, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ - tsteq sl, r8, ror r7 │ │ │ │ │ andle r7, ip, r6, asr #32 │ │ │ │ │ - tsteq sl, r0, lsl #15 │ │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r6, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #15 │ │ │ │ │ + tsteq sl, r8, lsl #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #16 │ │ │ │ │ @ instruction: 0x011ad798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sp, r8, asr r8 │ │ │ │ │ tsteq pc, r0, ror #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #16 │ │ │ │ │ + tsteq sl, r8, lsr #15 │ │ │ │ │ + eoreq r6, r4, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ │ - eoreq r6, r4, #128, 6 │ │ │ │ │ + andle r5, sp, r4, lsr sp │ │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ │ tsteq sl, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119ec98 │ │ │ │ │ @ instruction: 0x011ad7d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011ad7b0 │ │ │ │ │ @ instruction: 0x011a78d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119ec98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ - andle r5, sp, r4, lsr sp │ │ │ │ │ - tsteq sl, r0, lsl #16 │ │ │ │ │ andle r0, r0, r9, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ @ instruction: 0x011ad7f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, pc, r0, ror #7 │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #16 │ │ │ │ │ + tsteq sl, r8, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr r8 │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, lr, r8, ror #16 │ │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #16 │ │ │ │ │ + eoreq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ │ - tsteq sl, r8, asr #16 │ │ │ │ │ - eoreq r6, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + andle r0, ip, r4, lsl #2 │ │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, sl, r8, lsl #6 │ │ │ │ │ tsteq pc, r0, asr r0 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #16 │ │ │ │ │ - tsteq sl, r0, asr r8 │ │ │ │ │ - andle r0, ip, r4, lsl #2 │ │ │ │ │ - tsteq sl, r8, asr r8 │ │ │ │ │ + tsteq sl, r8, asr #16 │ │ │ │ │ andle r0, r0, fp, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r6, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #16 │ │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad890 │ │ │ │ │ - tsteq sl, r8, ror r8 │ │ │ │ │ - eoreq r6, r4, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ │ + tsteq sl, r8, ror #16 │ │ │ │ │ + eoreq r6, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq sl, r0, ror r8 │ │ │ │ │ andle lr, r8, lr, ror #10 │ │ │ │ │ - tsteq sl, r8, lsl #17 │ │ │ │ │ + tsteq sl, r8, ror r8 │ │ │ │ │ strdle r2, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r6, r4, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ad898 │ │ │ │ │ + tsteq sl, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #21 │ │ │ │ │ + tsteq sl, r8, ror #20 │ │ │ │ │ + @ instruction: 0x011ad898 │ │ │ │ │ + eoreq r6, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + tsteq sl, r8, asr #20 │ │ │ │ │ + andle r3, r8, r9, ror #13 │ │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, ror #24 │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ │ strheq r9, [r0], #72 @ 0x48 │ │ │ │ │ tsteq sl, r0, asr #17 │ │ │ │ │ @@ -2575434,177 +2575206,177 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ │ - eoreq r6, r4, #88, 8 @ 0x58000000 │ │ │ │ │ - tsteq sl, r8, ror #20 │ │ │ │ │ - andle r3, r8, r9, ror #13 │ │ │ │ │ + @ instruction: 0xd00009b7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r0, pc, r8, lsr #23 │ │ │ │ │ tsteq pc, r0, lsl #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ - @ instruction: 0xd00009b7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011adab8 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01141598 │ │ │ │ │ @ instruction: 0x011f9098 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ada90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #21 │ │ │ │ │ + eoreq r6, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq sl, r8, lsr #21 │ │ │ │ │ + andle r7, r7, r9, lsl #17 │ │ │ │ │ tsteq sl, r0, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsl #10 @ │ │ │ │ │ ldrheq r9, [pc, -r0] │ │ │ │ │ @ instruction: 0x011adab0 │ │ │ │ │ - eoreq r6, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ - @ instruction: 0x011adab8 │ │ │ │ │ - andle r7, r7, r9, lsl #17 │ │ │ │ │ - tsteq sl, r0, asr #21 │ │ │ │ │ andle r0, r0, sp, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r6, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011adad0 │ │ │ │ │ + tsteq sl, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #22 │ │ │ │ │ - tsteq sl, r0, ror #21 │ │ │ │ │ - eoreq r6, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq sl, r8, ror #21 │ │ │ │ │ + @ instruction: 0x011adad0 │ │ │ │ │ + eoreq r6, r4, #0, 10 │ │ │ │ │ + @ instruction: 0x011adad8 │ │ │ │ │ andle r7, r7, r3, asr #27 │ │ │ │ │ - tsteq sl, r0, lsl #22 │ │ │ │ │ + tsteq sl, r0, ror #21 │ │ │ │ │ andle r0, r0, r9, lsr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ │ @ instruction: 0x011a7c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #0, 10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr fp │ │ │ │ │ - tsteq sl, r0, lsr #22 │ │ │ │ │ - eoreq r6, r4, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ │ + tsteq sl, r0, lsl fp │ │ │ │ │ + eoreq r6, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + tsteq sl, r8, lsl fp │ │ │ │ │ @ instruction: 0xd008deb8 │ │ │ │ │ - tsteq sl, r0, lsr fp │ │ │ │ │ + tsteq sl, r0, lsr #22 │ │ │ │ │ andle r0, r0, lr, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r6, r4, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #22 │ │ │ │ │ + tsteq sl, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #23 │ │ │ │ │ - tsteq sl, r0, asr fp │ │ │ │ │ - eoreq r6, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq sl, r8, asr fp │ │ │ │ │ + tsteq sl, r0, asr #22 │ │ │ │ │ + eoreq r6, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + tsteq sl, r8, asr #22 │ │ │ │ │ andle lr, r8, r7, lsl r0 │ │ │ │ │ - tsteq sl, r8, ror fp │ │ │ │ │ + tsteq sl, r0, asr fp │ │ │ │ │ andle r0, r0, r0, ror r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror fp │ │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011adbf8 │ │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #1 │ │ │ │ │ @ instruction: 0x011adb98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, asr #17 │ │ │ │ │ + adcseq r6, r6, r8, lsr #18 │ │ │ │ │ tsteq pc, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #24 │ │ │ │ │ + eoreq r6, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq sl, r0, asr #23 │ │ │ │ │ + andle lr, r8, ip, lsl #1 │ │ │ │ │ @ instruction: 0x011adbb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r6, r8, lsl #31 │ │ │ │ │ tsteq pc, r0, ror #1 │ │ │ │ │ tsteq sl, r0, ror #23 │ │ │ │ │ - eoreq r6, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + andle r0, r0, r1, ror r0 │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ │ - @ instruction: 0x011adbf8 │ │ │ │ │ - andle lr, r8, ip, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ @ instruction: 0x011adbd0 │ │ │ │ │ @ instruction: 0x01187b90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ │ - tsteq sl, r0, lsl #24 │ │ │ │ │ - andle r0, r0, r1, ror r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl ip │ │ │ │ │ + tsteq sl, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ │ - tsteq sl, r0, lsr #24 │ │ │ │ │ - eoreq r6, r4, #8, 12 @ 0x800000 │ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ │ + tsteq sl, r0, lsl ip │ │ │ │ │ + eoreq r6, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + tsteq sl, r8, lsl ip │ │ │ │ │ ldrdle r0, [r2], -r9 │ │ │ │ │ - tsteq sl, r0, lsr ip │ │ │ │ │ + tsteq sl, r0, lsr #24 │ │ │ │ │ andle r0, r0, sl, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r6, r4, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #24 │ │ │ │ │ + tsteq sl, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #25 │ │ │ │ │ + tsteq sl, r8, ror ip │ │ │ │ │ + tsteq sl, r0, asr #24 │ │ │ │ │ + eoreq r6, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq sl, r8, asr ip │ │ │ │ │ + ldrdle r1, [r9], -r9 │ │ │ │ │ tsteq sl, r0, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r9, [pc, -r8] │ │ │ │ │ tsteq sl, r0, ror #24 │ │ │ │ │ - eoreq r6, r4, #80, 12 @ 0x5000000 │ │ │ │ │ - tsteq sl, r8, ror ip │ │ │ │ │ - ldrdle r1, [r9], -r9 │ │ │ │ │ + @ instruction: 0xd00002b5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq sl, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, sp, r0, asr #24 │ │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ │ - tsteq sl, r0, lsl #25 │ │ │ │ │ - @ instruction: 0xd00002b5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011adc90 │ │ │ │ │ + tsteq sl, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011adcb8 │ │ │ │ │ - tsteq sl, r0, lsr #25 │ │ │ │ │ - eoreq r6, r4, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq sl, r8, lsr #25 │ │ │ │ │ + @ instruction: 0x011adc90 │ │ │ │ │ + eoreq r6, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + @ instruction: 0x011adc98 │ │ │ │ │ andle r0, r2, ip, lsl #22 │ │ │ │ │ - @ instruction: 0x011adcb0 │ │ │ │ │ + tsteq sl, r0, lsr #25 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r6, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011adcb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #25 │ │ │ │ │ + tsteq sl, r8, asr #25 │ │ │ │ │ + eoreq r6, r4, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #28 │ │ │ │ │ + tsteq sl, r8, lsl #28 │ │ │ │ │ @ instruction: 0x011adcd0 │ │ │ │ │ - eoreq r6, r4, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq sl, r0, lsl #28 │ │ │ │ │ andle r3, r9, lr, lsr lr │ │ │ │ │ + tsteq sl, r0, lsl #28 │ │ │ │ │ + andle r0, r0, r4, lsl #17 │ │ │ │ │ tsteq sl, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ │ @ instruction: 0x011ad8b0 │ │ │ │ │ cmpeq r6, r0, lsr #2 @ │ │ │ │ │ @ instruction: 0x011adcf8 │ │ │ │ │ @@ -2575671,142 +2575443,142 @@ │ │ │ │ │ tsteq sl, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr #2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ - tsteq sl, r8, lsl #28 │ │ │ │ │ - andle r0, r0, r4, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r6, r4, #16, 14 @ 0x400000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #28 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #28 │ │ │ │ │ + tsteq sl, r8, asr lr │ │ │ │ │ + tsteq sl, r0, asr #28 │ │ │ │ │ + eoreq r6, r4, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, lr, r8, lsr #14 │ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ │ - eoreq r6, r4, #40, 14 @ 0xa00000 │ │ │ │ │ - tsteq sl, r0, asr lr │ │ │ │ │ andle lr, r8, r2, lsl #2 │ │ │ │ │ - tsteq sl, r8, asr lr │ │ │ │ │ + tsteq sl, r0, asr lr │ │ │ │ │ andle r0, r0, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r6, r4, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #28 │ │ │ │ │ + tsteq sl, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ade90 │ │ │ │ │ + tsteq sl, r8, lsl #29 │ │ │ │ │ + tsteq sl, r0, ror lr │ │ │ │ │ + eoreq r6, r4, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ │ - eoreq r6, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ - tsteq sl, r0, lsl #29 │ │ │ │ │ andle sl, r2, r3, lsl #16 │ │ │ │ │ - tsteq sl, r8, lsl #29 │ │ │ │ │ + tsteq sl, r0, lsl #29 │ │ │ │ │ andle r0, r0, lr, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #136, 14 @ 0x2200000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ade98 │ │ │ │ │ + eoreq r6, r4, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #29 │ │ │ │ │ + @ instruction: 0x011ade90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ │ - @ instruction: 0x011adeb0 │ │ │ │ │ - eoreq r6, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x011adeb8 │ │ │ │ │ + tsteq sl, r0, lsr #29 │ │ │ │ │ + eoreq r6, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + tsteq sl, r8, lsr #29 │ │ │ │ │ andle r3, r3, r7, lsl #18 │ │ │ │ │ - tsteq sl, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011adeb0 │ │ │ │ │ andle r0, r0, r7, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r6, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011aded0 │ │ │ │ │ + tsteq sl, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #30 │ │ │ │ │ - tsteq sl, r0, ror #29 │ │ │ │ │ - eoreq r6, r4, #0, 16 │ │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ │ + @ instruction: 0x011aded0 │ │ │ │ │ + eoreq r6, r4, #24, 16 @ 0x180000 │ │ │ │ │ + @ instruction: 0x011aded8 │ │ │ │ │ andle r0, ip, ip, lsr #24 │ │ │ │ │ - tsteq sl, r0, lsl #30 │ │ │ │ │ + tsteq sl, r0, ror #29 │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #48, 16 @ 0x300000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #30 │ │ │ │ │ @ instruction: 0x011adef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r2, r0, lsr lr │ │ │ │ │ tsteq pc, r8, lsl #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #24, 16 @ 0x180000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr pc │ │ │ │ │ - tsteq sl, r0, lsr #30 │ │ │ │ │ - eoreq r6, r4, #72, 16 @ 0x480000 │ │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ │ + tsteq sl, r0, lsl pc │ │ │ │ │ + eoreq r6, r4, #96, 16 @ 0x600000 │ │ │ │ │ + tsteq sl, r8, lsl pc │ │ │ │ │ andle r0, ip, r5, lsr lr │ │ │ │ │ - tsteq sl, r0, lsr pc │ │ │ │ │ + tsteq sl, r0, lsr #30 │ │ │ │ │ andle r0, r0, sp, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r6, r4, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #30 │ │ │ │ │ + tsteq sl, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #30 │ │ │ │ │ - tsteq sl, r0, asr pc │ │ │ │ │ - eoreq r6, r4, #144, 16 @ 0x900000 │ │ │ │ │ tsteq sl, r8, asr pc │ │ │ │ │ + tsteq sl, r0, asr #30 │ │ │ │ │ + eoreq r6, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + tsteq sl, r8, asr #30 │ │ │ │ │ andle r9, r8, r4, asr r6 │ │ │ │ │ - tsteq sl, r0, ror #30 │ │ │ │ │ + tsteq sl, r0, asr pc │ │ │ │ │ andle r0, r0, r7, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r6, r4, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror pc │ │ │ │ │ + tsteq sl, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011adf98 │ │ │ │ │ - tsteq sl, r0, lsl #31 │ │ │ │ │ - eoreq r6, r4, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq sl, r8, lsl #31 │ │ │ │ │ + tsteq sl, r0, ror pc │ │ │ │ │ + eoreq r6, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + tsteq sl, r8, ror pc │ │ │ │ │ andle r1, r4, r0, ror #2 │ │ │ │ │ - @ instruction: 0x011adf90 │ │ │ │ │ + tsteq sl, r0, lsl #31 │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r6, r4, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #31 │ │ │ │ │ + @ instruction: 0x011adf90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #31 │ │ │ │ │ - @ instruction: 0x011adfb0 │ │ │ │ │ - eoreq r6, r4, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x011adfb8 │ │ │ │ │ + tsteq sl, r0, lsr #31 │ │ │ │ │ + eoreq r6, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + tsteq sl, r8, lsr #31 │ │ │ │ │ andle r1, r4, sp, lsr r3 │ │ │ │ │ - tsteq sl, r0, asr #31 │ │ │ │ │ + @ instruction: 0x011adfb0 │ │ │ │ │ andle r0, r0, sp, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r6, r4, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011adfd0 │ │ │ │ │ + tsteq sl, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011adff8 │ │ │ │ │ - tsteq sl, r0, ror #31 │ │ │ │ │ - eoreq r6, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq sl, r8, ror #31 │ │ │ │ │ + @ instruction: 0x011adfd0 │ │ │ │ │ + eoreq r6, r4, #128, 18 @ 0x200000 │ │ │ │ │ + @ instruction: 0x011adfd8 │ │ │ │ │ andle fp, r2, r2, lsl #31 │ │ │ │ │ - @ instruction: 0x011adff0 │ │ │ │ │ + tsteq sl, r0, ror #31 │ │ │ │ │ andle r0, r0, r1, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r6, r4, #152, 18 @ 0x260000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011adff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr r0 @ │ │ │ │ │ tsteq sl, r8, lsl r0 @ │ │ │ │ │ + eoreq r6, r4, #200, 18 @ 0x320000 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq sl, r0 @ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, sp, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ @@ -2576120,21 +2575892,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r4, pc, r8, lsr #16 │ │ │ │ │ smlaleq r4, r4, sp, r7 @ │ │ │ │ │ @ instruction: 0x011ae398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r0, lsr sl │ │ │ │ │ + adcseq sl, sp, r8, lsl #20 │ │ │ │ │ rsceq r4, r4, r9, asr r3 │ │ │ │ │ @ instruction: 0x011ae398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, asr #18 │ │ │ │ │ + ldrshteq r9, [pc], r0 │ │ │ │ │ smlaleq r4, r4, r1, r2 @ │ │ │ │ │ @ instruction: 0x011ae398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x011afbf8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @@ -2576258,15 +2576030,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, lsl #10 │ │ │ │ │ rsceq r3, r4, r5, ror r0 │ │ │ │ │ @ instruction: 0x011ae398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, ror r8 @ │ │ │ │ │ + adcseq sl, pc, r0, lsr #17 │ │ │ │ │ rsceq r3, r4, r5, lsl #20 │ │ │ │ │ @ instruction: 0x011ae398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2576822,344 +2576594,344 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r2, sp, r8, asr #9 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ ... │ │ │ │ │ - sbceq r8, fp, r0, lsl #23 │ │ │ │ │ + sbceq r0, fp, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ tsteq sl, r0, lsl r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r2, r0, lsr #3 │ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, rrx @ │ │ │ │ │ - tsteq sl, r8, lsr #32 @ │ │ │ │ │ - eoreq r6, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ - tsteq sl, r0, lsr r0 @ │ │ │ │ │ + tsteq sl, r0, lsr #32 @ │ │ │ │ │ andle ip, r2, ip, asr #1 │ │ │ │ │ - tsteq sl, r8, asr #32 @ │ │ │ │ │ + tsteq sl, r8, lsr #32 @ │ │ │ │ │ andle r0, r0, r5, lsr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #224, 18 @ 0x380000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr #32 @ │ │ │ │ │ tsteq sl, r0, asr #29 │ │ │ │ │ @ instruction: 0x011de098 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #200, 18 @ 0x320000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsl #1 @ │ │ │ │ │ tsteq sl, r8, lsr r0 @ │ │ │ │ │ ldrheq lr, [sp, -r0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, rrx @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af090 │ │ │ │ │ - tsteq sl, r8, ror r0 @ │ │ │ │ │ - eoreq r6, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ - tsteq sl, r0, lsl #1 @ │ │ │ │ │ + eoreq r6, r4, #16, 20 @ 0x10000 │ │ │ │ │ + tsteq sl, r0, ror r0 @ │ │ │ │ │ andle sp, r0, r4, asr r8 │ │ │ │ │ - tsteq sl, r8, lsl #1 @ │ │ │ │ │ + tsteq sl, r8, ror r0 @ │ │ │ │ │ andle r0, r0, r9, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r6, r4, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsl #1 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq pc, [sl, -r0] @ │ │ │ │ │ tsteq sl, r8, lsr #1 @ │ │ │ │ │ + eoreq r6, r4, #88, 20 @ 0x58000 │ │ │ │ │ tsteq sl, r0, lsr #1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ │ @ instruction: 0x011f91b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq pc, [sl, -r0] @ │ │ │ │ │ + ldrheq pc, [sl, -r0] @ │ │ │ │ │ + andle r1, r4, pc, asr r4 │ │ │ │ │ tsteq sl, r8, asr #1 @ │ │ │ │ │ - eoreq r6, r4, #64, 20 @ 0x40000 │ │ │ │ │ + andle r0, r0, r8, asr #4 │ │ │ │ │ tsteq sl, r0, asr #1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r0, lsl #30 │ │ │ │ │ tsteq pc, r8, ror #3 │ │ │ │ │ - ldrsbeq pc, [sl, -r0] @ │ │ │ │ │ - andle r1, r4, pc, asr r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #112, 20 @ 0x70000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #1 @ │ │ │ │ │ - andle r0, r0, r8, asr #4 │ │ │ │ │ tsteq sl, r0, ror #1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl #10 │ │ │ │ │ tsteq pc, r0, lsr r2 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #2 @ │ │ │ │ │ tsteq sl, r8, lsl #2 @ │ │ │ │ │ + eoreq r6, r4, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq sl, r0, lsl #2 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r1, r8, asr #9 │ │ │ │ │ + adcseq r6, r1, r8, lsr #10 │ │ │ │ │ tsteq pc, r0, ror #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r1 @ │ │ │ │ │ - tsteq sl, r8, lsl r1 @ │ │ │ │ │ - eoreq r6, r4, #136, 20 @ 0x88000 │ │ │ │ │ - tsteq sl, r0, lsr #2 @ │ │ │ │ │ + tsteq sl, r0, lsl r1 @ │ │ │ │ │ andle pc, sl, r2, asr #23 │ │ │ │ │ - tsteq sl, r8, lsr #2 @ │ │ │ │ │ + tsteq sl, r8, lsl r1 @ │ │ │ │ │ andle r1, r0, r9, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r6, r4, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r1 @ │ │ │ │ │ + tsteq sl, r8, lsr #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #2 @ │ │ │ │ │ - tsteq sl, r8, asr #2 @ │ │ │ │ │ - eoreq r6, r4, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq sl, r0, asr r1 @ │ │ │ │ │ + tsteq sl, r8, lsr r1 @ │ │ │ │ │ + eoreq r6, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + tsteq sl, r0, asr #2 @ │ │ │ │ │ andle r8, r7, sp, ror r3 │ │ │ │ │ - tsteq sl, r8, asr r1 @ │ │ │ │ │ + tsteq sl, r8, asr #2 @ │ │ │ │ │ andle r0, r0, lr, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r6, r4, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr r1 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011af190 │ │ │ │ │ tsteq sl, r8, ror r1 @ │ │ │ │ │ + eoreq r6, r4, #48, 22 @ 0xc000 │ │ │ │ │ tsteq sl, r0, ror r1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r8, lsl #27 │ │ │ │ │ @ instruction: 0x011f9290 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #3 @ │ │ │ │ │ - tsteq sl, r8, lsl #3 @ │ │ │ │ │ - eoreq r6, r4, #24, 22 @ 0x6000 │ │ │ │ │ - @ instruction: 0x011af190 │ │ │ │ │ + tsteq sl, r0, lsl #3 @ │ │ │ │ │ strdle r8, [r7], -r4 │ │ │ │ │ - @ instruction: 0x011af198 │ │ │ │ │ + tsteq sl, r8, lsl #3 @ │ │ │ │ │ andle r0, r0, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r6, r4, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #3 @ │ │ │ │ │ + @ instruction: 0x011af198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af1f0 │ │ │ │ │ - @ instruction: 0x011af1b8 │ │ │ │ │ - eoreq r6, r4, #96, 22 @ 0x18000 │ │ │ │ │ tsteq sl, r0, asr #3 @ │ │ │ │ │ + tsteq sl, r8, lsr #3 @ │ │ │ │ │ + eoreq r6, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + @ instruction: 0x011af1b0 │ │ │ │ │ andle r1, r4, r4, asr #13 │ │ │ │ │ - @ instruction: 0x011af1d8 │ │ │ │ │ + @ instruction: 0x011af1b8 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #144, 22 @ 0x24000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011af1d8 │ │ │ │ │ tsteq sl, r8, lsl sp │ │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr r2 @ │ │ │ │ │ tsteq sl, r8, asr #3 @ │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #4 @ │ │ │ │ │ + eoreq r6, r4, #192, 22 @ 0x30000 │ │ │ │ │ tsteq sl, r0, lsl #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r7, r8, ror r5 │ │ │ │ │ tsteq pc, r8, lsr #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #4 @ │ │ │ │ │ + tsteq sl, r0, lsl r2 @ │ │ │ │ │ + andle r8, r9, r4, asr #29 │ │ │ │ │ tsteq sl, r8, lsr #4 @ │ │ │ │ │ - eoreq r6, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + andle r0, r0, lr, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, sp, r8, lsl ip │ │ │ │ │ @ instruction: 0x011f92f0 │ │ │ │ │ - tsteq sl, r0, lsr r2 @ │ │ │ │ │ - andle r8, r9, r4, asr #29 │ │ │ │ │ - tsteq sl, r8, lsr r2 @ │ │ │ │ │ - andle r0, r0, lr, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r6, r4, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #4 @ │ │ │ │ │ + tsteq sl, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror r2 @ │ │ │ │ │ - tsteq sl, r8, asr r2 @ │ │ │ │ │ - eoreq r6, r4, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq sl, r0, ror #4 @ │ │ │ │ │ + tsteq sl, r8, asr #4 @ │ │ │ │ │ + eoreq r6, r4, #8, 24 @ 0x800 │ │ │ │ │ + tsteq sl, r0, asr r2 @ │ │ │ │ │ andle r2, r4, r0, ror r4 │ │ │ │ │ - tsteq sl, r8, ror #4 @ │ │ │ │ │ + tsteq sl, r8, asr r2 @ │ │ │ │ │ andle r0, r0, sl, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r6, r4, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror r2 @ │ │ │ │ │ + tsteq sl, r8, ror #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #5 @ │ │ │ │ │ - tsteq sl, r8, lsl #5 @ │ │ │ │ │ - eoreq r6, r4, #56, 24 @ 0x3800 │ │ │ │ │ @ instruction: 0x011af290 │ │ │ │ │ + tsteq sl, r8, ror r2 @ │ │ │ │ │ + eoreq r6, r4, #80, 24 @ 0x5000 │ │ │ │ │ + tsteq sl, r0, lsl #5 @ │ │ │ │ │ andle r2, r4, r3, lsl lr │ │ │ │ │ - @ instruction: 0x011af298 │ │ │ │ │ + tsteq sl, r8, lsl #5 @ │ │ │ │ │ andle r0, r0, r0, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r6, r4, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #5 @ │ │ │ │ │ + @ instruction: 0x011af298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af2d0 │ │ │ │ │ + tsteq sl, r0, lsr #5 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, asr #5 @ │ │ │ │ │ + @ instruction: 0x011af2b0 │ │ │ │ │ + eoreq r6, r4, #152, 24 @ 0x9800 │ │ │ │ │ @ instruction: 0x011af2b8 │ │ │ │ │ - eoreq r6, r4, #128, 24 @ 0x8000 │ │ │ │ │ - tsteq sl, r0, asr #5 @ │ │ │ │ │ andle lr, r8, pc, ror #2 │ │ │ │ │ - tsteq sl, r8, asr #5 @ │ │ │ │ │ + tsteq sl, r0, asr #5 @ │ │ │ │ │ andle r0, r0, r4, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r6, r4, #176, 24 @ 0xb000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011af2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #5 @ │ │ │ │ │ + tsteq sl, r8, lsl r3 @ │ │ │ │ │ tsteq sl, r0, ror #5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r4, r0, asr #13 │ │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr r3 @ │ │ │ │ │ + @ instruction: 0x011af2f0 │ │ │ │ │ + eoreq r6, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq sl, r8, lsl #6 @ │ │ │ │ │ - eoreq r6, r4, #200, 24 @ 0xc800 │ │ │ │ │ + andle r2, r3, r6, ror #17 │ │ │ │ │ tsteq sl, r0, lsl #6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r2, r8, ror lr │ │ │ │ │ tsteq pc, r8, ror #6 │ │ │ │ │ tsteq sl, r0, lsl r3 @ │ │ │ │ │ - andle r2, r3, r6, ror #17 │ │ │ │ │ - tsteq sl, r8, lsl r3 @ │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r6, r4, #248, 24 @ 0xf800 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr r3 @ │ │ │ │ │ tsteq sl, r0, ror #3 @ │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr r3 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #6 @ │ │ │ │ │ + tsteq sl, r8, asr r3 @ │ │ │ │ │ + tsteq sl, r0, asr #6 @ │ │ │ │ │ + eoreq r6, r4, #40, 26 @ 0xa00 │ │ │ │ │ tsteq sl, r8, asr #6 @ │ │ │ │ │ - eoreq r6, r4, #16, 26 @ 0x400 │ │ │ │ │ - tsteq sl, r0, asr r3 @ │ │ │ │ │ andle r2, r3, sl, asr #23 │ │ │ │ │ - tsteq sl, r8, asr r3 @ │ │ │ │ │ + tsteq sl, r0, asr r3 @ │ │ │ │ │ andle r0, r0, r2, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r6, r4, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #6 @ │ │ │ │ │ + tsteq sl, r0, ror #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af3b0 │ │ │ │ │ + tsteq sl, r8, lsr #7 @ │ │ │ │ │ + tsteq sl, r0, ror r3 @ │ │ │ │ │ + eoreq r6, r4, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq sl, r8, lsl #7 @ │ │ │ │ │ - eoreq r6, r4, #88, 26 @ 0x1600 │ │ │ │ │ + andle r9, r3, r6, rrx │ │ │ │ │ tsteq sl, r0, lsl #7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #7 │ │ │ │ │ @ instruction: 0x011af390 │ │ │ │ │ - andle r9, r3, r6, rrx │ │ │ │ │ - tsteq sl, r8, lsr #7 @ │ │ │ │ │ strdle r1, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r6, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq sl, r0, lsr #7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f93b0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af3b8 │ │ │ │ │ + @ instruction: 0x011af3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #7 @ │ │ │ │ │ + @ instruction: 0x011af3d8 │ │ │ │ │ + tsteq sl, r0, asr #7 @ │ │ │ │ │ + eoreq r6, r4, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq sl, r8, asr #7 @ │ │ │ │ │ - eoreq r6, r4, #160, 26 @ 0x2800 │ │ │ │ │ - @ instruction: 0x011af3d0 │ │ │ │ │ @ instruction: 0xd003a2b1 │ │ │ │ │ - @ instruction: 0x011af3d8 │ │ │ │ │ + @ instruction: 0x011af3d0 │ │ │ │ │ andle r0, r0, ip, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #184, 26 @ 0x2e00 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #7 @ │ │ │ │ │ + eoreq r6, r4, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af3f0 │ │ │ │ │ + tsteq sl, r0, ror #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r4 @ │ │ │ │ │ - tsteq sl, r0, lsl #8 @ │ │ │ │ │ - eoreq r6, r4, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq sl, r8, lsl #8 @ │ │ │ │ │ + @ instruction: 0x011af3f0 │ │ │ │ │ + eoreq r6, r4, #0, 28 │ │ │ │ │ + @ instruction: 0x011af3f8 │ │ │ │ │ andle sl, r3, sl, lsl #10 │ │ │ │ │ - tsteq sl, r0, lsl r4 @ │ │ │ │ │ + tsteq sl, r0, lsl #8 @ │ │ │ │ │ @ instruction: 0xd00003b4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #0, 28 │ │ │ │ │ + eoreq r6, r4, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #8 @ │ │ │ │ │ + tsteq sl, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #8 @ │ │ │ │ │ - tsteq sl, r0, lsr r4 @ │ │ │ │ │ - eoreq r6, r4, #48, 28 @ 0x300 │ │ │ │ │ tsteq sl, r8, lsr r4 @ │ │ │ │ │ + tsteq sl, r0, lsr #8 @ │ │ │ │ │ + eoreq r6, r4, #72, 28 @ 0x480 │ │ │ │ │ + tsteq sl, r8, lsr #8 @ │ │ │ │ │ andle r8, r7, ip, lsr #14 │ │ │ │ │ - tsteq sl, r0, asr #8 @ │ │ │ │ │ + tsteq sl, r0, lsr r4 @ │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r6, r4, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r4 @ │ │ │ │ │ + tsteq sl, r0, asr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #9 @ │ │ │ │ │ + tsteq sl, r8, ror r4 @ │ │ │ │ │ + tsteq sl, r0, asr r4 @ │ │ │ │ │ + eoreq r6, r4, #144, 28 @ 0x900 │ │ │ │ │ + tsteq sl, r8, ror #8 @ │ │ │ │ │ + andle r8, r6, r4, asr fp │ │ │ │ │ tsteq sl, r0, ror #8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, asr #7 │ │ │ │ │ tsteq sl, r0, ror r4 @ │ │ │ │ │ - eoreq r6, r4, #120, 28 @ 0x780 │ │ │ │ │ - tsteq sl, r8, ror r4 @ │ │ │ │ │ - andle r8, r6, r4, asr fp │ │ │ │ │ - tsteq sl, r0, lsl #9 @ │ │ │ │ │ andle r0, r0, r3, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r6, r4, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af490 │ │ │ │ │ + tsteq sl, r0, lsl #9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #9 @ │ │ │ │ │ - tsteq sl, r0, lsr #9 @ │ │ │ │ │ - eoreq r6, r4, #192, 28 @ 0xc00 │ │ │ │ │ tsteq sl, r8, lsr #9 @ │ │ │ │ │ + @ instruction: 0x011af490 │ │ │ │ │ + eoreq r6, r4, #216, 28 @ 0xd80 │ │ │ │ │ + @ instruction: 0x011af498 │ │ │ │ │ andle lr, r8, r4, asr #7 │ │ │ │ │ - @ instruction: 0x011af4b0 │ │ │ │ │ + tsteq sl, r0, lsr #9 @ │ │ │ │ │ andle r0, r0, r7, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r6, r4, #240, 28 @ 0xf00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011af4b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror #9 @ │ │ │ │ │ tsteq sl, r0, asr r0 @ │ │ │ │ │ @ instruction: 0x011de5d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011af4d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af4f8 │ │ │ │ │ - tsteq sl, r0, ror #9 @ │ │ │ │ │ - eoreq r6, r4, #8, 30 │ │ │ │ │ - tsteq sl, r8, ror #9 @ │ │ │ │ │ + eoreq r6, r4, #32, 30 @ 0x80 │ │ │ │ │ + @ instruction: 0x011af4d8 │ │ │ │ │ andle sl, r7, sl, asr pc │ │ │ │ │ - @ instruction: 0x011af4f0 │ │ │ │ │ + tsteq sl, r0, ror #9 @ │ │ │ │ │ strdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r6, r4, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #10 @ │ │ │ │ │ + @ instruction: 0x011af4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #12 @ │ │ │ │ │ - tsteq sl, r0, lsl r5 @ │ │ │ │ │ - eoreq r6, r4, #80, 30 @ 0x140 │ │ │ │ │ tsteq sl, r8, lsl r5 @ │ │ │ │ │ + tsteq sl, r0, lsl #10 @ │ │ │ │ │ + eoreq r6, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + tsteq sl, r8, lsl #10 @ │ │ │ │ │ andle fp, r0, r0, lsr #31 │ │ │ │ │ - tsteq sl, r0, lsr #10 @ │ │ │ │ │ + tsteq sl, r0, lsl r5 @ │ │ │ │ │ andle r0, r0, r6, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r6, r4, #128, 30 @ 0x200 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr #10 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsl #13 @ │ │ │ │ │ tsteq sl, r0, lsr r5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, lr, r0, lsl #22 │ │ │ │ │ tsteq pc, r0, ror #7 │ │ │ │ │ tsteq sl, r8, ror #25 │ │ │ │ │ sbceq r5, r0, r8, asr #12 │ │ │ │ │ tsteq sl, r8, asr #10 @ │ │ │ │ │ @@ -2577232,164 +2577004,164 @@ │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ tsteq sl, r8, asr r6 @ │ │ │ │ │ rscseq r9, fp, r0, ror #4 │ │ │ │ │ tsteq sl, r0, ror #12 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, ror r6 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af698 │ │ │ │ │ - tsteq sl, r0, lsl #13 @ │ │ │ │ │ - eoreq r6, r4, #152, 30 @ 0x260 │ │ │ │ │ - tsteq sl, r8, lsl #13 @ │ │ │ │ │ + eoreq r6, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + tsteq sl, r8, ror r6 @ │ │ │ │ │ andle r4, pc, r1, lsl #15 │ │ │ │ │ - @ instruction: 0x011af690 │ │ │ │ │ + tsteq sl, r0, lsl #13 @ │ │ │ │ │ andle r0, r0, pc, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r6, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r6, r4, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #13 @ │ │ │ │ │ + @ instruction: 0x011af690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #13 @ │ │ │ │ │ - @ instruction: 0x011af6b0 │ │ │ │ │ - eoreq r6, r4, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x011af6b8 │ │ │ │ │ + tsteq sl, r0, lsr #13 @ │ │ │ │ │ + eoreq r7, r4, #8 │ │ │ │ │ + tsteq sl, r8, lsr #13 @ │ │ │ │ │ ldrdle r9, [r8], -r4 │ │ │ │ │ - tsteq sl, r0, asr #13 @ │ │ │ │ │ + @ instruction: 0x011af6b0 │ │ │ │ │ andle r0, r0, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #8 │ │ │ │ │ + eoreq r7, r4, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af6d0 │ │ │ │ │ + tsteq sl, r0, asr #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af6f8 │ │ │ │ │ - tsteq sl, r0, ror #13 @ │ │ │ │ │ - eoreq r7, r4, #56 @ 0x38 │ │ │ │ │ tsteq sl, r8, ror #13 @ │ │ │ │ │ + @ instruction: 0x011af6d0 │ │ │ │ │ + eoreq r7, r4, #80 @ 0x50 │ │ │ │ │ + @ instruction: 0x011af6d8 │ │ │ │ │ @ instruction: 0xd00432bc │ │ │ │ │ - @ instruction: 0x011af6f0 │ │ │ │ │ + tsteq sl, r0, ror #13 @ │ │ │ │ │ andle r0, r0, sp, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #80 @ 0x50 │ │ │ │ │ + eoreq r7, r4, #104 @ 0x68 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011af6f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #14 @ │ │ │ │ │ + @ instruction: 0x011af6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r7 @ │ │ │ │ │ + tsteq sl, r8, asr #14 @ │ │ │ │ │ + tsteq sl, r8, lsl #14 @ │ │ │ │ │ + eoreq r7, r4, #152 @ 0x98 │ │ │ │ │ tsteq sl, r8, lsl r7 @ │ │ │ │ │ - eoreq r7, r4, #128 @ 0x80 │ │ │ │ │ + andle r8, r7, r5, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ tsteq sl, r0, asr #14 @ │ │ │ │ │ - andle r8, r7, r5, lsl #15 │ │ │ │ │ + andle r0, r0, sl, lsl #8 │ │ │ │ │ tsteq sl, r8, lsr r7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r0, lsr r7 @ │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ adcseq r1, r1, r8, ror #21 │ │ │ │ │ tsteq sl, r0, lsl r7 @ │ │ │ │ │ adceq r7, pc, r0, ror #31 │ │ │ │ │ @ instruction: 0x011f93f8 │ │ │ │ │ - tsteq sl, r8, asr #14 @ │ │ │ │ │ - andle r0, r0, sl, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #152 @ 0x98 │ │ │ │ │ + eoreq r7, r4, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr r7 @ │ │ │ │ │ + tsteq sl, r0, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #15 @ │ │ │ │ │ + tsteq sl, r8, ror r7 @ │ │ │ │ │ + tsteq sl, r0, ror #14 @ │ │ │ │ │ + eoreq r7, r4, #224 @ 0xe0 │ │ │ │ │ tsteq sl, r8, ror #14 @ │ │ │ │ │ - eoreq r7, r4, #200 @ 0xc8 │ │ │ │ │ - tsteq sl, r0, ror r7 @ │ │ │ │ │ mulle r6, lr, r6 │ │ │ │ │ - tsteq sl, r8, ror r7 @ │ │ │ │ │ + tsteq sl, r0, ror r7 @ │ │ │ │ │ andle r0, r0, r5, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq r7, r4, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #15 @ │ │ │ │ │ + tsteq sl, r0, lsl #15 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af7b0 │ │ │ │ │ + tsteq sl, r8, lsr #15 @ │ │ │ │ │ + @ instruction: 0x011af790 │ │ │ │ │ + eoreq r7, r4, #40, 2 │ │ │ │ │ @ instruction: 0x011af798 │ │ │ │ │ - eoreq r7, r4, #16, 2 │ │ │ │ │ - tsteq sl, r0, lsr #15 @ │ │ │ │ │ andle pc, r2, r6, asr r3 @ │ │ │ │ │ - tsteq sl, r8, lsr #15 @ │ │ │ │ │ + tsteq sl, r0, lsr #15 @ │ │ │ │ │ andle r0, r0, pc, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #40, 2 │ │ │ │ │ + eoreq r7, r4, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af7b8 │ │ │ │ │ + @ instruction: 0x011af7b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #15 @ │ │ │ │ │ + @ instruction: 0x011af7d8 │ │ │ │ │ + tsteq sl, r0, asr #15 @ │ │ │ │ │ + eoreq r7, r4, #112, 2 │ │ │ │ │ tsteq sl, r8, asr #15 @ │ │ │ │ │ - eoreq r7, r4, #88, 2 │ │ │ │ │ - @ instruction: 0x011af7d0 │ │ │ │ │ andle ip, r5, r8, ror r5 │ │ │ │ │ - @ instruction: 0x011af7d8 │ │ │ │ │ + @ instruction: 0x011af7d0 │ │ │ │ │ andle r0, r0, r7, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #112, 2 │ │ │ │ │ + eoreq r7, r4, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #15 @ │ │ │ │ │ + tsteq sl, r0, ror #15 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #16 @ │ │ │ │ │ + tsteq sl, r8, lsr #16 @ │ │ │ │ │ + tsteq sl, r0, lsl #16 @ │ │ │ │ │ + eoreq r7, r4, #184, 2 @ 0x2e │ │ │ │ │ @ instruction: 0x011af7f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r2, r8, lsl #22 │ │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ │ tsteq sl, r8, lsl #16 @ │ │ │ │ │ - eoreq r7, r4, #160, 2 @ 0x28 │ │ │ │ │ - tsteq sl, r0, lsr #16 @ │ │ │ │ │ andle sl, r8, r9, lsr #1 │ │ │ │ │ + tsteq sl, r0, lsr #16 @ │ │ │ │ │ + andle r0, r0, pc, asr #32 │ │ │ │ │ tsteq sl, r8, lsl r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r2, [r6], r8 │ │ │ │ │ + adcseq r2, r6, r8, asr lr │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ - tsteq sl, r8, lsr #16 @ │ │ │ │ │ - andle r0, r0, pc, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r7, r4, #208, 2 @ 0x34 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #16 @ │ │ │ │ │ tsteq sl, r8, lsr r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, asr #7 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #16 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #17 @ │ │ │ │ │ + tsteq sl, r8, ror r8 @ │ │ │ │ │ + tsteq sl, r0, ror #16 @ │ │ │ │ │ + eoreq r7, r4, #0, 4 │ │ │ │ │ tsteq sl, r8, asr r8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq ip, r5, r8, lsr #5 │ │ │ │ │ + ldrsbteq ip, [r5], r8 │ │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ │ tsteq sl, r8, ror #16 @ │ │ │ │ │ - eoreq r7, r4, #232, 2 @ 0x3a │ │ │ │ │ - tsteq sl, r0, ror r8 @ │ │ │ │ │ @ instruction: 0xd008a6be │ │ │ │ │ - tsteq sl, r8, ror r8 @ │ │ │ │ │ + tsteq sl, r0, ror r8 @ │ │ │ │ │ andle r0, r0, fp, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #0, 4 │ │ │ │ │ + eoreq r7, r4, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #17 @ │ │ │ │ │ + tsteq sl, r0, lsl #17 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af8b0 │ │ │ │ │ + tsteq sl, r8, lsr #17 @ │ │ │ │ │ + @ instruction: 0x011af890 │ │ │ │ │ + eoreq r7, r4, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x011af898 │ │ │ │ │ - eoreq r7, r4, #48, 4 │ │ │ │ │ - tsteq sl, r0, lsr #17 @ │ │ │ │ │ andle lr, r1, r8, lsr #17 │ │ │ │ │ - tsteq sl, r8, lsr #17 @ │ │ │ │ │ + tsteq sl, r0, lsr #17 @ │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r7, r4, #96, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af8b8 │ │ │ │ │ + @ instruction: 0x011af8b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl r9 @ │ │ │ │ │ + tsteq sl, r0, lsl r9 @ │ │ │ │ │ + @ instruction: 0x011af8f8 │ │ │ │ │ + eoreq r7, r4, #144, 4 │ │ │ │ │ tsteq sl, r8, asr #17 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, asr pc │ │ │ │ │ tsteq pc, r8, lsl #9 │ │ │ │ │ tsteq sl, r8, lsr r5 @ │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ tsteq sl, r0, ror #17 @ │ │ │ │ │ @@ -2577397,109 +2577169,109 @@ │ │ │ │ │ tsteq sl, r8, ror #17 @ │ │ │ │ │ tsteq pc, r8, lsl #9 │ │ │ │ │ @ instruction: 0x011af8f0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ tsteq sl, r0, lsl #18 @ │ │ │ │ │ - eoreq r7, r4, #120, 4 @ 0x80000007 │ │ │ │ │ - tsteq sl, r8, lsl #18 @ │ │ │ │ │ andle r0, r0, r8, ror #27 │ │ │ │ │ - tsteq sl, r0, lsl r9 @ │ │ │ │ │ + tsteq sl, r8, lsl #18 @ │ │ │ │ │ mulle r0, r1, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #144, 4 │ │ │ │ │ + eoreq r7, r4, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #18 @ │ │ │ │ │ + tsteq sl, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #18 @ │ │ │ │ │ + tsteq sl, r0, asr #18 @ │ │ │ │ │ + tsteq sl, r8, lsr #18 @ │ │ │ │ │ + eoreq r7, r4, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq sl, r0, lsr r9 @ │ │ │ │ │ - eoreq r7, r4, #192, 4 │ │ │ │ │ - tsteq sl, r8, lsr r9 @ │ │ │ │ │ andle r9, r7, fp, lsr #27 │ │ │ │ │ - tsteq sl, r0, asr #18 @ │ │ │ │ │ + tsteq sl, r8, lsr r9 @ │ │ │ │ │ andle r0, r0, pc, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r7, r4, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr r9 @ │ │ │ │ │ + tsteq sl, r8, asr #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr #19 @ │ │ │ │ │ + @ instruction: 0x011af990 │ │ │ │ │ + tsteq sl, r8, ror #18 @ │ │ │ │ │ + eoreq r7, r4, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq sl, r0, ror #18 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #9 │ │ │ │ │ tsteq sl, r0, ror r9 @ │ │ │ │ │ - eoreq r7, r4, #8, 6 @ 0x20000000 │ │ │ │ │ - tsteq sl, r8, lsl #19 @ │ │ │ │ │ andle sp, r6, r2, lsl r7 │ │ │ │ │ + tsteq sl, r8, lsl #19 @ │ │ │ │ │ + andle r0, r0, r9, lsr #32 │ │ │ │ │ tsteq sl, r0, lsl #19 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f94b8 │ │ │ │ │ - @ instruction: 0x011af990 │ │ │ │ │ - andle r0, r0, r9, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r7, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, lsr #19 @ │ │ │ │ │ tsteq sl, r0, lsr #19 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f94d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af9b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #19 @ │ │ │ │ │ + tsteq sl, r0, ror #19 @ │ │ │ │ │ + tsteq sl, r8, asr #19 @ │ │ │ │ │ + eoreq r7, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq sl, r0, asr #19 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr #28 │ │ │ │ │ tsteq pc, r8, ror #9 │ │ │ │ │ @ instruction: 0x011af9d0 │ │ │ │ │ - eoreq r7, r4, #80, 6 @ 0x40000001 │ │ │ │ │ - @ instruction: 0x011af9d8 │ │ │ │ │ andle sp, r6, ip, lsr r7 │ │ │ │ │ - tsteq sl, r0, ror #19 @ │ │ │ │ │ + @ instruction: 0x011af9d8 │ │ │ │ │ andle r0, r0, r7, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r7, r4, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011af9f0 │ │ │ │ │ + tsteq sl, r8, ror #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl sl @ │ │ │ │ │ + tsteq sl, r0, lsl sl @ │ │ │ │ │ + @ instruction: 0x011af9f8 │ │ │ │ │ + eoreq r7, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq sl, r0, lsl #20 @ │ │ │ │ │ - eoreq r7, r4, #152, 6 @ 0x60000002 │ │ │ │ │ - tsteq sl, r8, lsl #20 @ │ │ │ │ │ andle lr, r3, pc, lsr #13 │ │ │ │ │ - tsteq sl, r0, lsl sl @ │ │ │ │ │ + tsteq sl, r8, lsl #20 @ │ │ │ │ │ andle r1, r0, r4, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r7, r4, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr #20 @ │ │ │ │ │ + tsteq sl, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #20 @ │ │ │ │ │ + tsteq sl, r0, asr #20 @ │ │ │ │ │ + tsteq sl, r8, lsr #20 @ │ │ │ │ │ + eoreq r7, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq sl, r0, lsr sl @ │ │ │ │ │ - eoreq r7, r4, #224, 6 @ 0x80000003 │ │ │ │ │ - tsteq sl, r8, lsr sl @ │ │ │ │ │ andle r0, r4, sp, lsr #22 │ │ │ │ │ - tsteq sl, r0, asr #20 @ │ │ │ │ │ + tsteq sl, r8, lsr sl @ │ │ │ │ │ andle r0, r0, ip, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r7, r4, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr sl @ │ │ │ │ │ + tsteq sl, r8, asr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, ror #21 @ │ │ │ │ │ + tsteq sl, r0, ror sl @ │ │ │ │ │ + tsteq sl, r8, asr sl @ │ │ │ │ │ + eoreq r7, r4, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq sl, r0, ror #20 @ │ │ │ │ │ - eoreq r7, r4, #40, 8 @ 0x28000000 │ │ │ │ │ - tsteq sl, r8, ror #20 @ │ │ │ │ │ andle r0, r4, r6, lsr #27 │ │ │ │ │ - tsteq sl, r0, ror sl @ │ │ │ │ │ + tsteq sl, r8, ror #20 @ │ │ │ │ │ andle r0, r0, r9, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r7, r4, #88, 8 @ 0x58000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r8, ror #21 @ │ │ │ │ │ tsteq sl, r0, lsl #21 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq ip, [pc, -r0] │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ @ instruction: 0x011af8d0 │ │ │ │ │ tsteq sl, r0, lsl #11 │ │ │ │ │ @ instruction: 0x011afa98 │ │ │ │ │ @@ -2577515,225 +2577287,225 @@ │ │ │ │ │ tsteq sl, r0, asr #21 @ │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ tsteq sl, r8, asr #21 @ │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ @ instruction: 0x011afad0 │ │ │ │ │ smlatteq lr, r8, r2, r2 │ │ │ │ │ @ instruction: 0x011afad8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #21 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011afaf0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr fp @ │ │ │ │ │ + tsteq sl, r0, lsr fp @ │ │ │ │ │ + tsteq sl, r8, lsl #22 @ │ │ │ │ │ + eoreq r7, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq sl, r0, lsl #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl r5 @ │ │ │ │ │ tsteq sl, r0, lsl fp @ │ │ │ │ │ - eoreq r7, r4, #112, 8 @ 0x70000000 │ │ │ │ │ - tsteq sl, r8, lsr #22 @ │ │ │ │ │ ldrdle r0, [r4], -r0 @ │ │ │ │ │ + tsteq sl, r8, lsr #22 @ │ │ │ │ │ + andle r0, r0, r7, lsl #1 │ │ │ │ │ tsteq sl, r0, lsr #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq lr, ip, r8, lsr #2 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ - tsteq sl, r0, lsr fp @ │ │ │ │ │ - andle r0, r0, r7, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r7, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq lr, pc, r8, lsr #11 │ │ │ │ │ tsteq sl, r8, asr #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, lr, r0, lsr #32 │ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr fp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsl #23 @ │ │ │ │ │ + tsteq sl, r8, ror fp @ │ │ │ │ │ + tsteq sl, r0, ror #22 @ │ │ │ │ │ + eoreq r7, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq sl, r8, ror #22 @ │ │ │ │ │ - eoreq r7, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ - tsteq sl, r0, ror fp @ │ │ │ │ │ andle r0, r4, ip, asr pc │ │ │ │ │ - tsteq sl, r8, ror fp @ │ │ │ │ │ + tsteq sl, r0, ror fp @ │ │ │ │ │ andle r0, r0, r6, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r7, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #23 @ │ │ │ │ │ + tsteq sl, r0, lsl #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #23 @ │ │ │ │ │ + tsteq sl, r8, lsr #23 @ │ │ │ │ │ + @ instruction: 0x011afb90 │ │ │ │ │ + eoreq r7, r4, #24, 10 @ 0x6000000 │ │ │ │ │ @ instruction: 0x011afb98 │ │ │ │ │ - eoreq r7, r4, #0, 10 │ │ │ │ │ - tsteq sl, r0, lsr #23 @ │ │ │ │ │ andle r0, r4, ip, lsr #12 │ │ │ │ │ - tsteq sl, r8, lsr #23 @ │ │ │ │ │ + tsteq sl, r0, lsr #23 @ │ │ │ │ │ strdle r0, [r0], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r7, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #23 @ │ │ │ │ │ @ instruction: 0x011afbb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r0, r8, lsr r7 │ │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #23 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, asr #24 @ │ │ │ │ │ + tsteq sl, r8, lsr #24 @ │ │ │ │ │ + tsteq sl, r0, ror #23 @ │ │ │ │ │ + eoreq r7, r4, #96, 10 @ 0x18000000 │ │ │ │ │ @ instruction: 0x011afbd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r0, r0, ror #16 │ │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ │ tsteq sl, r8, ror #23 @ │ │ │ │ │ - eoreq r7, r4, #72, 10 @ 0x12000000 │ │ │ │ │ - tsteq sl, r0, lsr #24 @ │ │ │ │ │ andle r0, r4, r5, lsr r7 │ │ │ │ │ + tsteq sl, r0, lsr #24 @ │ │ │ │ │ + andle r0, r0, sp, ror r3 │ │ │ │ │ tsteq sl, r0, lsl #23 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #1 │ │ │ │ │ tsteq sl, r8, lsl ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011afbf0 │ │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #1 │ │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ │ @ instruction: 0x011f9590 │ │ │ │ │ - tsteq sl, r8, lsr #24 @ │ │ │ │ │ - andle r0, r0, sp, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r7, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, asr #24 @ │ │ │ │ │ tsteq sl, r8, lsr ip @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r9, [r6], r0 │ │ │ │ │ tsteq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, asr #24 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror ip @ │ │ │ │ │ + tsteq sl, r8, ror #24 @ │ │ │ │ │ + tsteq sl, r0, asr ip @ │ │ │ │ │ + eoreq r7, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq sl, r8, asr ip @ │ │ │ │ │ - eoreq r7, r4, #144, 10 @ 0x24000000 │ │ │ │ │ - tsteq sl, r0, ror #24 @ │ │ │ │ │ @ instruction: 0xd0040abb │ │ │ │ │ - tsteq sl, r8, ror #24 @ │ │ │ │ │ + tsteq sl, r0, ror #24 @ │ │ │ │ │ andle r0, r0, r9, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r7, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsl #25 @ │ │ │ │ │ + @ instruction: 0x011afcb8 │ │ │ │ │ tsteq sl, r8, ror #23 │ │ │ │ │ tsteq r8, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011afcd0 │ │ │ │ │ + tsteq sl, r0, lsr #25 @ │ │ │ │ │ + eoreq r7, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq sl, r8, ror ip @ │ │ │ │ │ @ instruction: 0x01187db8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ │ tsteq sl, r8, lsr #25 @ │ │ │ │ │ - eoreq r7, r4, #216, 10 @ 0x36000000 │ │ │ │ │ - @ instruction: 0x011afcb0 │ │ │ │ │ mulle r4, r3, r0 │ │ │ │ │ - @ instruction: 0x011afcb8 │ │ │ │ │ + @ instruction: 0x011afcb0 │ │ │ │ │ andle r0, r0, r3, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r7, r4, #8, 12 @ 0x800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011afcd0 │ │ │ │ │ tsteq sl, r8, asr #25 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq r4, lr, r8, r4 │ │ │ │ │ + adceq r4, lr, r8, ror r5 │ │ │ │ │ tsteq pc, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011afcd8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, lsr sp @ │ │ │ │ │ + tsteq sl, r8, lsl sp @ │ │ │ │ │ + @ instruction: 0x011afcf0 │ │ │ │ │ + eoreq r7, r4, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq sl, r8, ror #25 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, asr r5 │ │ │ │ │ @ instruction: 0x011f95d8 │ │ │ │ │ @ instruction: 0x011afcf8 │ │ │ │ │ - eoreq r7, r4, #32, 12 @ 0x2000000 │ │ │ │ │ - tsteq sl, r0, lsl sp @ │ │ │ │ │ andle r1, r6, lr, lsl #1 │ │ │ │ │ + tsteq sl, r0, lsl sp @ │ │ │ │ │ + @ instruction: 0xd00004bb │ │ │ │ │ tsteq sl, r8, lsl #26 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r8, lsl #11 │ │ │ │ │ + strdeq r6, [pc], r0 @ │ │ │ │ │ @ instruction: 0x011f95f0 │ │ │ │ │ - tsteq sl, r8, lsl sp @ │ │ │ │ │ - @ instruction: 0xd00004bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r7, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, lsr sp @ │ │ │ │ │ tsteq sl, r8, lsr #26 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, pc, r8, lsr #17 │ │ │ │ │ tsteq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r8, lsr sp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sl, r0, ror #26 @ │ │ │ │ │ + tsteq sl, r8, asr sp @ │ │ │ │ │ + tsteq sl, r0, asr #26 @ │ │ │ │ │ + eoreq r7, r4, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq sl, r8, asr #26 @ │ │ │ │ │ - eoreq r7, r4, #104, 12 @ 0x6800000 │ │ │ │ │ - tsteq sl, r0, asr sp @ │ │ │ │ │ andle r4, r5, r3, asr r4 │ │ │ │ │ - tsteq sl, r8, asr sp @ │ │ │ │ │ + tsteq sl, r0, asr sp @ │ │ │ │ │ ldrdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r7, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sl, r0, ror #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, ror #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #27 @ │ │ │ │ │ tsteq sl, r8, ror sp @ │ │ │ │ │ - eoreq r7, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq r7, r4, #200, 12 @ 0xc800000 │ │ │ │ │ @ instruction: 0x011afd90 │ │ │ │ │ mulle sl, sp, pc @ │ │ │ │ │ @ instruction: 0x011ad9d8 │ │ │ │ │ @ instruction: 0x011ae698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ tsteq sl, r8, lsr #27 @ │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ tsteq sl, r0, lsl #27 @ │ │ │ │ │ @ instruction: 0x011ae6b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r7, r4, #224, 12 @ 0xe000000 │ │ │ │ │ @ instruction: 0x011afdb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r0, lsl r9 @ │ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011afdf0 │ │ │ │ │ @ instruction: 0x011afdd8 │ │ │ │ │ - eoreq r7, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r7, r4, #16, 14 @ 0x400000 │ │ │ │ │ tsteq sl, r0, ror #27 @ │ │ │ │ │ andle r8, r6, r2, asr #29 │ │ │ │ │ tsteq sl, r8, ror #27 @ │ │ │ │ │ andle r0, r0, pc, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r7, r4, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011afdf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr lr @ │ │ │ │ │ tsteq sl, r8, lsl #28 @ │ │ │ │ │ - eoreq r7, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r7, r4, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq sl, r0, lsl lr @ │ │ │ │ │ andle r9, r6, r2, ror #16 │ │ │ │ │ tsteq sl, r8, lsl lr @ │ │ │ │ │ strdle r2, [r0], -r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r7, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq sl, r8, lsr lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ adceq r2, ip, r8, lsr #30 │ │ │ │ │ @@ -2577743,36 +2577515,36 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, lsl #29 @ │ │ │ │ │ tsteq sl, r8, ror #28 @ │ │ │ │ │ - eoreq r7, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r7, r4, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq sl, r0, ror lr @ │ │ │ │ │ andle sp, r1, r1, ror #11 │ │ │ │ │ tsteq sl, r8, ror lr @ │ │ │ │ │ andle r0, r0, sp, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r7, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r0, asr #29 @ │ │ │ │ │ @ instruction: 0x011afe98 │ │ │ │ │ - eoreq r7, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r7, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq sl, r0, lsr #29 @ │ │ │ │ │ andle pc, r1, sl, lsr #10 │ │ │ │ │ tsteq sl, r8, lsr #29 @ │ │ │ │ │ andle r0, r0, ip, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r7, r4, #0, 16 │ │ │ │ │ @ instruction: 0x011afeb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, lr, r0, asr #1 │ │ │ │ │ + umlaleq r7, lr, r0, r0 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sl, r8, asr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #1 │ │ │ │ │ tsteq sl, r8, ror #29 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2577869,67 +2577641,67 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r0, rrx │ │ │ │ │ - eoreq r7, r4, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r7, r4, #48, 16 @ 0x300000 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andle pc, r1, fp, lsl r7 @ │ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r7, r4, #72, 16 @ 0x480000 │ │ │ │ │ tsteq sl, r8, lsl #24 @ │ │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [fp, -r8] │ │ │ │ │ tsteq fp, r0, lsr #1 │ │ │ │ │ - eoreq r7, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r7, r4, #120, 16 @ 0x780000 │ │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ │ andle pc, r1, ip, lsl #18 │ │ │ │ │ ldrheq r0, [fp, -r0] │ │ │ │ │ andle r0, r0, r4, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r7, r4, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrsbeq r0, [fp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl #13 │ │ │ │ │ tsteq fp, r8, ror #1 │ │ │ │ │ - eoreq r7, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r7, r4, #192, 16 @ 0xc00000 │ │ │ │ │ ldrsheq r0, [fp, -r0] │ │ │ │ │ andle r4, r3, sl, ror r4 │ │ │ │ │ ldrsheq r0, [fp, -r8] │ │ │ │ │ mulle r0, lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r7, r4, #216, 16 @ 0xd80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ tsteq fp, r8, lsl r1 │ │ │ │ │ - eoreq r7, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r7, r4, #8, 18 @ 0x20000 │ │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ │ @ instruction: 0xd00241b2 │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ andle r0, r0, lr, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r7, r4, #32, 18 @ 0x80000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r1 │ │ │ │ │ @ instruction: 0x011afc90 │ │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2577937,127 +2577709,127 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #3 │ │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsl #15 │ │ │ │ │ @ instruction: 0x011f9698 │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ - eoreq r7, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r7, r4, #80, 18 @ 0x140000 │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andle ip, r2, r6, lsl r5 │ │ │ │ │ tsteq fp, r0, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0114a1b8 │ │ │ │ │ @ instruction: 0x011f96b0 │ │ │ │ │ @ instruction: 0x011b0190 │ │ │ │ │ andle r0, r0, fp, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r7, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq fp, r0, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq ip, r6, r8, lsr r8 │ │ │ │ │ + adcseq ip, r6, r8, asr r8 │ │ │ │ │ tsteq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b01b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b01d8 │ │ │ │ │ tsteq fp, r0, asr #3 │ │ │ │ │ - eoreq r7, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r7, r4, #152, 18 @ 0x260000 │ │ │ │ │ tsteq fp, r8, asr #3 │ │ │ │ │ mulle pc, sp, r9 @ │ │ │ │ │ @ instruction: 0x011b01d0 │ │ │ │ │ andle r0, r0, lr, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r7, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ │ @ instruction: 0x011b01f0 │ │ │ │ │ - eoreq r7, r4, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r7, r4, #224, 18 @ 0x380000 │ │ │ │ │ @ instruction: 0x011b01f8 │ │ │ │ │ andle lr, r2, r1, lsl #7 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ andle r0, r0, fp, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq r7, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ │ tsteq fp, r0, lsr #4 │ │ │ │ │ - eoreq r7, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r7, r4, #40, 20 @ 0x28000 │ │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ │ andle sl, r7, r9, lsl r7 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ andle r1, r0, sl, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq r7, r4, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ │ - eoreq r7, r4, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r7, r4, #112, 20 @ 0x70000 │ │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ │ @ instruction: 0xd007b8b2 │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ andle r1, r0, r1, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq r7, r4, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0298 │ │ │ │ │ tsteq fp, r0, lsl #5 │ │ │ │ │ - eoreq r7, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r7, r4, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq fp, r8, lsl #5 │ │ │ │ │ ldrdle r1, [r8], -r0 │ │ │ │ │ @ instruction: 0x011b0290 │ │ │ │ │ andle r0, r0, lr, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq r7, r4, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ │ @ instruction: 0x011b02b0 │ │ │ │ │ - eoreq r7, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r7, r4, #0, 22 │ │ │ │ │ @ instruction: 0x011b02b8 │ │ │ │ │ mulle r7, pc, r1 @ │ │ │ │ │ tsteq fp, r0, asr #5 │ │ │ │ │ @ instruction: 0xd0000dba │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #0, 22 │ │ │ │ │ + eoreq r7, r4, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b02d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ │ - eoreq r7, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r7, r4, #72, 22 @ 0x12000 │ │ │ │ │ tsteq fp, r8, ror #5 │ │ │ │ │ andle lr, r7, r8, asr #31 │ │ │ │ │ @ instruction: 0x011b02f0 │ │ │ │ │ andle r0, r0, sl, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq r7, r4, #96, 22 @ 0x18000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ - eoreq r7, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r7, r4, #144, 22 @ 0x24000 │ │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ │ ldrdle r1, [r8], -r3 │ │ │ │ │ tsteq fp, r8, lsr #6 │ │ │ │ │ andle r0, r0, sl, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq r7, r4, #168, 22 @ 0x2a000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r0, r0, lsl #21 │ │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ │ smlatteq lr, r8, ip, pc @ │ │ │ │ │ cmpeq r0, r0, asr sp │ │ │ │ │ tsteq fp, r8, asr r3 │ │ │ │ │ @@ -2578071,63 +2577843,63 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq ip, r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #7 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ - eoreq r7, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r7, r4, #216, 22 @ 0x36000 │ │ │ │ │ tsteq fp, r0, lsr #7 │ │ │ │ │ andle pc, r7, r5, lsr #29 │ │ │ │ │ @ instruction: 0x011b0398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r4, r8, ror #2 │ │ │ │ │ tsteq pc, r0, ror #13 │ │ │ │ │ tsteq fp, r8, lsr #7 │ │ │ │ │ mulle r0, r1, r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq r7, r4, #240, 22 @ 0x3c000 │ │ │ │ │ @ instruction: 0x011b03b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r5, r8, ror #22 │ │ │ │ │ @ instruction: 0x011f96f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b03f0 │ │ │ │ │ @ instruction: 0x011b03d8 │ │ │ │ │ - eoreq r7, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r7, r4, #32, 24 @ 0x2000 │ │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ │ andle r0, r8, r7, ror r6 │ │ │ │ │ tsteq fp, r8, ror #7 │ │ │ │ │ andle r0, r0, r3, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq r7, r4, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b03f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r4 │ │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ │ - eoreq r7, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r7, r4, #104, 24 @ 0x6800 │ │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ │ andle ip, r7, r6, lsr ip │ │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ │ andle r0, r0, pc, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq r7, r4, #128, 24 @ 0x8000 │ │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #9 │ │ │ │ │ tsteq fp, r0, ror r4 │ │ │ │ │ - eoreq r7, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r7, r4, #176, 24 @ 0xb000 │ │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r0, lsl r2 @ │ │ │ │ │ tsteq fp, r8, ror #8 │ │ │ │ │ @@ -2578135,27 +2577907,27 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq ip, r0, r8, sp │ │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ │ andle sp, r7, r2, lsl #13 │ │ │ │ │ tsteq fp, r0, lsl #9 │ │ │ │ │ andle r0, r0, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq r7, r4, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b04d8 │ │ │ │ │ tsteq fp, r0, lsr #9 │ │ │ │ │ - eoreq r7, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r7, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq fp, r8, lsr #9 │ │ │ │ │ strdle r6, [r0], -r8 │ │ │ │ │ @ instruction: 0x011b04b0 │ │ │ │ │ andle r0, r0, sl, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq r7, r4, #16, 26 @ 0x400 │ │ │ │ │ tsteq fp, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, ip, r0, lsr r7 │ │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2578309,327 +2578081,327 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ - eoreq r7, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r7, r4, #64, 26 @ 0x1000 │ │ │ │ │ tsteq fp, r8, asr #14 │ │ │ │ │ andle r5, r9, fp, asr #5 │ │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ │ strdle r0, [r0], -ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq r7, r4, #88, 26 @ 0x1600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0790 │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ │ - eoreq r7, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r7, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq fp, r0, lsl #15 │ │ │ │ │ strdle r5, [r9], -r8 │ │ │ │ │ tsteq fp, r8, lsl #15 │ │ │ │ │ andle r0, r0, r9, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq r7, r4, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b07f8 │ │ │ │ │ tsteq fp, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ @ instruction: 0x011b07b8 │ │ │ │ │ - eoreq r7, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r7, r4, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x011b07d0 │ │ │ │ │ andle fp, r9, r8, ror #28 │ │ │ │ │ tsteq fp, r8, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r1, r0, lsr r0 │ │ │ │ │ + adcseq sp, r1, r0, rrx │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ tsteq fp, r0, ror #15 │ │ │ │ │ andle r0, r0, sp, lsl #2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq r7, r4, #232, 26 @ 0x3a00 │ │ │ │ │ @ instruction: 0x011b07f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ │ tsteq fp, r0, lsl r8 │ │ │ │ │ - eoreq r7, r4, #0, 28 │ │ │ │ │ + eoreq r7, r4, #24, 28 @ 0x180 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ andle r5, r9, sl, asr sp │ │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ │ andle r1, r0, sl, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #24, 28 @ 0x180 │ │ │ │ │ + eoreq r7, r4, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ - eoreq r7, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r7, r4, #96, 28 @ 0x600 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ │ andle ip, r0, pc, asr #1 │ │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ │ andle r0, r0, r3, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #96, 28 @ 0x600 │ │ │ │ │ + eoreq r7, r4, #120, 28 @ 0x780 │ │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r3, [lr], r8 @ │ │ │ │ │ + adceq r3, lr, r8, asr #7 │ │ │ │ │ tsteq pc, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #17 │ │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ │ - eoreq r7, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r7, r4, #168, 28 @ 0xa80 │ │ │ │ │ @ instruction: 0x011b0890 │ │ │ │ │ mulle r2, r6, r5 │ │ │ │ │ @ instruction: 0x011b0898 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq r7, r4, #192, 28 @ 0xc00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #17 │ │ │ │ │ @ instruction: 0x011b08b8 │ │ │ │ │ - eoreq r7, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r7, r4, #240, 28 @ 0xf00 │ │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ │ andle r4, r9, lr, ror #11 │ │ │ │ │ tsteq fp, r8, asr #17 │ │ │ │ │ strhle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq r7, r4, #8, 30 │ │ │ │ │ @ instruction: 0x011b08d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r1, r0, lsr lr │ │ │ │ │ @ instruction: 0x011f97b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ │ @ instruction: 0x011b08f8 │ │ │ │ │ - eoreq r7, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r7, r4, #56, 30 @ 0xe0 │ │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ │ andle lr, r8, r3, asr r5 │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ andle r2, r0, r3, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq r7, r4, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #18 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ - eoreq r7, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r7, r4, #128, 30 @ 0x200 │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ andle ip, r5, ip, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ andle r0, r0, r3, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #128, 30 @ 0x200 │ │ │ │ │ + eoreq r7, r4, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ │ - eoreq r7, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r7, r4, #200, 30 @ 0x320 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ andle ip, r5, ip, lsr #21 │ │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ │ andle r0, r0, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r7, r4, #200, 30 @ 0x320 │ │ │ │ │ + eoreq r7, r4, #224, 30 @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ │ @ instruction: 0x011b0990 │ │ │ │ │ - eoreq r8, r4, #8 │ │ │ │ │ + eoreq r8, r4, #32 │ │ │ │ │ @ instruction: 0x011b0998 │ │ │ │ │ ldrdle r8, [r9], -r3 │ │ │ │ │ tsteq fp, r0, lsr #19 │ │ │ │ │ andle r0, r0, r6, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #32 │ │ │ │ │ + eoreq r8, r4, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b09b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b09d8 │ │ │ │ │ tsteq fp, r0, asr #19 │ │ │ │ │ - eoreq r8, r4, #80 @ 0x50 │ │ │ │ │ + eoreq r8, r4, #104 @ 0x68 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ strdle r8, [r9], -lr │ │ │ │ │ @ instruction: 0x011b09d0 │ │ │ │ │ andle r0, r0, r3, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #104 @ 0x68 │ │ │ │ │ + eoreq r8, r4, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ │ @ instruction: 0x011b09f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r1, r8, lsr #10 │ │ │ │ │ @ instruction: 0x011f97d0 │ │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ │ - eoreq r8, r4, #152 @ 0x98 │ │ │ │ │ + eoreq r8, r4, #176 @ 0xb0 │ │ │ │ │ tsteq fp, r8, lsl #20 │ │ │ │ │ @ instruction: 0xd0098fb6 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #176 @ 0xb0 │ │ │ │ │ + eoreq r8, r4, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ │ - eoreq r8, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq r8, r4, #248 @ 0xf8 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ strdle sl, [r8], -r9 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ andle r0, r0, sl, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #248 @ 0xf8 │ │ │ │ │ + eoreq r8, r4, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #21 │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r3, [lr], r8 @ │ │ │ │ │ + adceq r3, lr, r0, asr #13 │ │ │ │ │ tsteq pc, r8, ror #15 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ - eoreq r8, r4, #40, 2 │ │ │ │ │ + eoreq r8, r4, #64, 2 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ andle r5, pc, r4, ror #12 │ │ │ │ │ tsteq fp, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r5, r0, lsl #4 │ │ │ │ │ tsteq pc, r0, lsl #16 │ │ │ │ │ @ instruction: 0x011b0a90 │ │ │ │ │ andle r0, r0, r5, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #64, 2 │ │ │ │ │ + eoreq r8, r4, #88, 2 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r6, r8, lsr r9 │ │ │ │ │ tsteq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0ad8 │ │ │ │ │ tsteq fp, r0, asr #21 │ │ │ │ │ - eoreq r8, r4, #112, 2 │ │ │ │ │ + eoreq r8, r4, #136, 2 @ 0x22 │ │ │ │ │ tsteq fp, r8, asr #21 │ │ │ │ │ andle r9, sp, r3, lsl #1 │ │ │ │ │ @ instruction: 0x011b0ad0 │ │ │ │ │ andle r0, r0, r0, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r8, r4, #160, 2 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ @ instruction: 0x011b0af8 │ │ │ │ │ - eoreq r8, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r8, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ andle r8, ip, sl, lsr #4 │ │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ │ andle r0, r0, fp, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r8, r4, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r8, ror #23 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ │ cmpeq r1, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ │ - eoreq r8, r4, #0, 4 │ │ │ │ │ + eoreq r8, r4, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ │ andle r8, ip, r6, lsr #6 │ │ │ │ │ tsteq fp, r8, asr fp │ │ │ │ │ ldrdle r0, [r0], -r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r8, r4, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #23 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ - eoreq r8, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r8, r4, #96, 4 │ │ │ │ │ @ instruction: 0x011b0b90 │ │ │ │ │ andle r0, r1, r9, lsl #14 │ │ │ │ │ tsteq fp, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r1, r0, ror r3 │ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ │ @ instruction: 0x011b0b98 │ │ │ │ │ andle r0, r0, sp, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #96, 4 │ │ │ │ │ + eoreq r8, r4, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0bd0 │ │ │ │ │ @ instruction: 0x011b0bb8 │ │ │ │ │ - eoreq r8, r4, #144, 4 │ │ │ │ │ + eoreq r8, r4, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq fp, r0, asr #23 │ │ │ │ │ andle r9, r9, r7, lsr #14 │ │ │ │ │ tsteq fp, r8, asr #23 │ │ │ │ │ ldrdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r8, r4, #192, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #24 │ │ │ │ │ tsteq fp, r8, ror #23 │ │ │ │ │ - eoreq r8, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r8, r4, #240, 4 │ │ │ │ │ @ instruction: 0x011b0bf0 │ │ │ │ │ andle sl, r9, ip, lsr #2 │ │ │ │ │ @ instruction: 0x011b0bf8 │ │ │ │ │ andle r3, r0, r4, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #240, 4 │ │ │ │ │ + eoreq r8, r4, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr r3 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ - eoreq r8, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r8, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r1, r0, r8, lsl #5 │ │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ │ @@ -2578643,107 +2578415,107 @@ │ │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r8, r4, #80, 6 @ 0x40000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ │ @ instruction: 0x011b0c98 │ │ │ │ │ - eoreq r8, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r8, r4, #128, 6 │ │ │ │ │ tsteq fp, r0, lsr #25 │ │ │ │ │ andle sl, r4, r4, lsl #14 │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ andle r0, r0, r1, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #128, 6 │ │ │ │ │ + eoreq r8, r4, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ - eoreq r8, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r8, r4, #200, 6 @ 0x20000003 │ │ │ │ │ @ instruction: 0x011b0cd0 │ │ │ │ │ @ instruction: 0xd006bfb6 │ │ │ │ │ tsteq fp, r8, ror #25 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ tsteq fp, r0, ror #25 │ │ │ │ │ cmpeq r1, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r8, r4, #224, 6 @ 0x80000003 │ │ │ │ │ @ instruction: 0x011b0cf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r1, sp, r8, lsl r8 │ │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ │ - eoreq r8, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq r8, r4, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq fp, r0, lsr #26 │ │ │ │ │ andle lr, r8, ip, lsr #11 │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ andle r0, r0, r2, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq r8, r4, #40, 8 @ 0x28000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0db0 │ │ │ │ │ tsteq fp, r0, asr sp │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ adcseq sl, r0, r0, asr lr │ │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ │ tsteq fp, r0, lsl #27 │ │ │ │ │ - eoreq r8, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq r8, r4, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ │ addeq r3, r0, r0, lsr #27 │ │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ andle sl, r2, r2, ror r9 │ │ │ │ │ @ instruction: 0x011b0d90 │ │ │ │ │ andle r0, r0, ip, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq r8, r4, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq fp, r0, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r0, lsl #2 │ │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0db8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ tsteq fp, r8, asr #27 │ │ │ │ │ - eoreq r8, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq r8, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ @ instruction: 0x011b0dd8 │ │ │ │ │ andle sl, sl, r9, lsr #17 │ │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ │ teqeq r0, r0, asr r3 │ │ │ │ │ tsteq fp, r0, ror #27 │ │ │ │ │ andle r0, r0, r2, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq r8, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ @ instruction: 0x011b0df0 │ │ │ │ │ addeq r2, r1, r8, lsr #6 │ │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ addeq r2, r0, r0, ror r1 │ │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ │ @@ -2578765,15 +2578537,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ │ adcseq r0, r7, r8, asr #17 │ │ │ │ │ teqeq r0, r8, ror r3 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ - eoreq r8, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq r8, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ │ andle r2, r4, sl, lsr #12 │ │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ │ andle r0, r0, r1, lsl #1 │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r4, r0, r0, rrx │ │ │ │ │ @@ -2578809,15 +2578581,15 @@ │ │ │ │ │ @ instruction: 0x011b0ef8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r0, lsl #30 │ │ │ │ │ sbceq r6, r0, r8, ror #23 │ │ │ │ │ tsteq fp, r8, ror #29 │ │ │ │ │ @ instruction: 0x011b0e98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq r8, r4, #0, 10 │ │ │ │ │ tsteq fp, r0, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r7, r0, lsr #28 │ │ │ │ │ teqeq r0, r0, lsr #7 │ │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ │ teqeq r0, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2578841,37 +2578613,37 @@ │ │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ │ sbceq r1, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0fb8 │ │ │ │ │ @ instruction: 0x011b0f90 │ │ │ │ │ - eoreq r8, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq r8, r4, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq fp, r8, lsr #31 │ │ │ │ │ mulle r4, sl, r7 │ │ │ │ │ tsteq fp, r0, lsr #31 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ @ instruction: 0x011b0fb0 │ │ │ │ │ andle r0, r0, r3, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq r8, r4, #72, 10 @ 0x12000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b0ff8 │ │ │ │ │ @ instruction: 0x011b0fd0 │ │ │ │ │ - eoreq r8, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq r8, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ @ instruction: 0x011b0fd8 │ │ │ │ │ andle r4, r5, ip, lsr #10 │ │ │ │ │ tsteq fp, r0, ror #31 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq r8, r4, #144, 10 @ 0x24000000 │ │ │ │ │ @ instruction: 0x011b0ff0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, lsr #5 │ │ │ │ │ @ instruction: 0x011f9890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ umaaleq r8, lr, r6, fp │ │ │ │ │ @@ -2578909,15 +2578681,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r4, r8, r0, lsl #9 │ │ │ │ │ strheq r0, [r0], -fp │ │ │ │ │ strheq r0, [r0], -fp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r0, ror #9 │ │ │ │ │ + adcseq sl, sp, r8, lsl #10 │ │ │ │ │ strdeq pc, [lr, -r5]! │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2578939,15 +2578711,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8, lsl r9 @ │ │ │ │ │ tsteq r4, r1, ror r0 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, asr #17 │ │ │ │ │ + ldrshteq ip, [pc], r0 │ │ │ │ │ swpeq r8, sp, [r4] │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r8 │ │ │ │ │ smlabbeq r4, sp, r4, r8 │ │ │ │ │ @@ -2578963,15 +2578735,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r8, asr pc @ │ │ │ │ │ @ instruction: 0x01048395 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r2, r8 │ │ │ │ │ + sbceq sp, r2, r8, asr r0 │ │ │ │ │ ldrdeq fp, [r4, -sp] │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, asr pc @ │ │ │ │ │ tsteq r4, r1, lsl #22 │ │ │ │ │ @@ -2578987,27 +2578759,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, lsr r2 │ │ │ │ │ tsteq r4, r1, asr r3 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, asr #2 │ │ │ │ │ + adcseq lr, pc, r0, ror r1 @ │ │ │ │ │ smlabteq r4, r9, r0, r8 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ smlatteq r4, r1, r8, fp │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq ip, [r2], #200 @ 0xc8 │ │ │ │ │ + sbceq ip, r2, r8, lsr #26 │ │ │ │ │ tsteq r4, r9, lsl r3 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, ror r6 @ │ │ │ │ │ tsteq r4, r9, lsr pc │ │ │ │ │ @@ -2579082,25 +2578854,25 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r8, asr r0 │ │ │ │ │ ldrdeq r8, [r4, -r9] │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ ... │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq fp, r0, r8, r6 │ │ │ │ │ + sbceq fp, r0, r0, asr #13 │ │ │ │ │ tsteq r4, sp, asr #10 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ ... │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r0, lsr #17 │ │ │ │ │ tsteq r4, r5, ror #2 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ ... │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r0, r8, lsr #11 │ │ │ │ │ + sbceq fp, r0, r0, lsl #11 │ │ │ │ │ ldrdeq r8, [r4, -r5] │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ ... │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, fp, r0, lsl #20 │ │ │ │ │ @@ -2579121,15 +2578893,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r0, asr #23 │ │ │ │ │ strdeq sl, [r4, -r5] │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, asr #2 │ │ │ │ │ + smulleq r2, r0, r8, r1 │ │ │ │ │ strdeq r8, [r4, -r1] │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, lsr #17 │ │ │ │ │ @ instruction: 0x0104a195 │ │ │ │ │ @@ -2579295,15 +2579067,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq r4, [pc], r0 │ │ │ │ │ smlawteq pc, r1, r1, r2 @ │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r0, asr sp @ │ │ │ │ │ + adcseq lr, pc, r8, ror sp @ │ │ │ │ │ msreq CPSR_fsx, sp @ │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2579355,27 +2579127,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq sl, [sp], r8 │ │ │ │ │ smlawbeq lr, sp, r6, fp │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, asr #3 │ │ │ │ │ + smulleq r1, r0, r8, r1 │ │ │ │ │ ldrdeq fp, [lr, -r9]! │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r8, ror #8 │ │ │ │ │ msreq CPSR_fsx, sp, ror r8 │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq sp, [r1], #240 @ 0xf0 │ │ │ │ │ + sbceq sp, r1, r8, lsr #31 │ │ │ │ │ ldrdeq fp, [lr, -r1]! │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r8, lsr ip │ │ │ │ │ @ instruction: 0x012ee639 │ │ │ │ │ @@ -2579409,15 +2579181,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, sp, r8, asr sl │ │ │ │ │ ldrdeq lr, [lr, -sp]! │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r2, r1, r0, r4 │ │ │ │ │ + sbceq r2, r1, r8, ror #8 │ │ │ │ │ @ instruction: 0x012ee005 │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, ror #8 │ │ │ │ │ @ instruction: 0x012f14a1 │ │ │ │ │ @@ -2579457,15 +2579229,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, lsr sl @ │ │ │ │ │ smlawbeq pc, r5, sp, r0 @ │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, ror #29 │ │ │ │ │ + smulleq r2, r0, r0, lr │ │ │ │ │ @ instruction: 0x012edc7d │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq fp, [r2], #48 @ 0x30 │ │ │ │ │ strdeq sl, [lr, -r5]! │ │ │ │ │ @@ -2579475,15 +2579247,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r0, ror #9 │ │ │ │ │ strdeq r1, [pc, -r5]! │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq lr, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq lr, r2, r0, lsr #12 │ │ │ │ │ msreq LR_fiq, sp │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2579493,15 +2579265,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r8, lsl #25 │ │ │ │ │ msreq LR_fiq, r9 │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r9, [r2], #40 @ 0x28 │ │ │ │ │ + strheq r9, [r2], #32 │ │ │ │ │ @ instruction: 0x012eac69 │ │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, asr #22 │ │ │ │ │ @ instruction: 0x012f1ae9 │ │ │ │ │ @@ -2579603,51 +2579375,51 @@ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smlalbbeq pc, lr, r0, r2 @ │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhmi lr, [r4], #44 @ 0x2c │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + ldccc 15, cr3, [sl, #224]! @ 0xe0 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq r5, r8, r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b1bd8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ + ldccc 15, cr3, [sl, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, r7, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b1bf0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, asr #5 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, asr #5 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + ldccc 15, cr3, [sl, #288]! @ 0x120 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdmi lr, [r4], #32 │ │ │ │ │ + ldccc 15, cr3, [sl, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, sp, r8, asr #16 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -2579657,17 +2579429,17 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r7, [r2], #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b1db8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007fb298 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ + ldccc 15, cr3, [sl, #352]! @ 0x160 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r2, fp, r8, lsl #21 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ @@ -2579813,21 +2579585,21 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smulleq sp, ip, r8, lr │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b1ed8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdmi lr, [r4], #36 @ 0x24 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ + @ instruction: 0x007fb298 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, ror #5 │ │ │ │ │ + ldccc 15, cr3, [sl, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq r9, r7, r0, asr #22 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ @@ -2579837,106 +2579609,106 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbteq r2, [fp], #-48 @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + ldccc 15, cr3, [sl, #432]! @ 0x1b0 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r8, r8, ror r1 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smlalbbeq lr, lr, r8, lr @ │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @ instruction: 0x01188190 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smlalbbeq lr, lr, r8, lr @ │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #31 │ │ │ │ │ - ... │ │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #31 │ │ │ │ │ ... │ │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r9, r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r9, r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - strdmi lr, [r4], #36 @ 0x24 │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ - andeq r0, r0, pc │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq r5, [r5], #168 @ 0xa8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ - sbcseq r8, ip, r0, lsl #23 │ │ │ │ │ + sbcseq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ ldrhteq pc, [r9], r0 @ │ │ │ │ │ tsteq pc, r8, lsr #17 │ │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ │ - eoreq r8, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq r8, r4, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ │ andle fp, r6, fp, lsr pc │ │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq r8, r4, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #1 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ - eoreq r8, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq r8, r4, #8, 12 @ 0x800000 │ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ │ strdle r4, [r3], -r2 │ │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ │ andle r0, r0, r5, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq r8, r4, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ @ instruction: 0x011b2098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #17 │ │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ │ - eoreq r8, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq r8, r4, #80, 12 @ 0x5000000 │ │ │ │ │ ldrsbeq r2, [fp, -r8] │ │ │ │ │ andle sl, r8, r7, ror #18 │ │ │ │ │ ldrheq r2, [fp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f98d8 │ │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ │ @@ -2579944,47 +2579716,47 @@ │ │ │ │ │ ldrsbeq r2, [fp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f98d8 │ │ │ │ │ tsteq fp, r0, ror #1 │ │ │ │ │ andle r0, r0, fp, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq r8, r4, #104, 12 @ 0x6800000 │ │ │ │ │ ldrsheq r2, [fp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, lr, r0, asr #8 │ │ │ │ │ @ instruction: 0x011f98f0 │ │ │ │ │ tsteq sl, r8, lsl #18 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119ec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ │ - eoreq r8, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq r8, r4, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ andle sl, r8, fp, lsr fp │ │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ │ andle r0, r0, fp, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq r8, r4, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #3 │ │ │ │ │ tsteq fp, r0, asr r1 │ │ │ │ │ - eoreq r8, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq r8, r4, #224, 12 @ 0xe000000 │ │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ │ andle sl, r8, r3, lsl #31 │ │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ │ andle r0, r0, fp, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq r8, r4, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ @ instruction: 0x011e17d8 │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ @@ -2580000,113 +2579772,113 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r9, [r9], #-168 @ 0xffffff58 │ │ │ │ │ tsteq fp, r0, asr #3 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b21d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ tsteq fp, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq fp, sp, r0, r9 │ │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ │ @ instruction: 0x011b21f0 │ │ │ │ │ - eoreq r8, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq r8, r4, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ │ andle fp, r8, r3, lsl #2 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, ror #29 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ │ andle r0, r0, r2, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq r8, r4, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ │ - eoreq r8, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq r8, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ │ andle fp, r8, lr, lsr r3 │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ @ instruction: 0xd00002b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq r8, r4, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b22b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, ror #19 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ tsteq fp, r0, lsl #5 │ │ │ │ │ - eoreq r8, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq r8, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x011b2298 │ │ │ │ │ andle fp, r8, r4, lsr #12 │ │ │ │ │ @ instruction: 0x011b2290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r0, [r6], r0 │ │ │ │ │ tsteq pc, r0, asr r9 @ │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ andle r0, r0, r4, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq r8, r4, #208, 14 @ 0x3400000 │ │ │ │ │ @ instruction: 0x011b22b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010d7d98 │ │ │ │ │ tsteq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011b22d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r7, [lr], r8 │ │ │ │ │ tsteq pc, r0, lsl #19 │ │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ │ - eoreq r8, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq r8, r4, #0, 16 │ │ │ │ │ tsteq fp, r8, ror #5 │ │ │ │ │ ldrdle fp, [r8], -sp │ │ │ │ │ @ instruction: 0x011b22f0 │ │ │ │ │ andle r0, r0, r1, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #0, 16 │ │ │ │ │ + eoreq r8, r4, #24, 16 @ 0x180000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ - eoreq r8, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq r8, r4, #72, 16 @ 0x480000 │ │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ │ andle fp, r8, r3, lsr #16 │ │ │ │ │ tsteq fp, r8, lsr #6 │ │ │ │ │ andle r0, r0, r1, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq r8, r4, #96, 16 @ 0x600000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b2390 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ - eoreq r8, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq r8, r4, #144, 16 @ 0x900000 │ │ │ │ │ tsteq fp, r8, asr r3 │ │ │ │ │ andle fp, r8, r4, asr #21 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ andle r0, r0, sp, ror #1 │ │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ │ @@ -2580114,99 +2579886,99 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r5, [r2], #48 @ 0x30 │ │ │ │ │ tsteq fp, r0, lsl #7 │ │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r8, r4, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b2398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b23d0 │ │ │ │ │ tsteq fp, r8, lsr #7 │ │ │ │ │ - eoreq r8, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq r8, r4, #216, 16 @ 0xd80000 │ │ │ │ │ @ instruction: 0x011b23b0 │ │ │ │ │ @ instruction: 0xd008bbb6 │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ tsteq sl, r0, lsr #6 @ │ │ │ │ │ @ instruction: 0x011eb2d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r8, r4, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b23d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ │ tsteq fp, r8, ror #7 │ │ │ │ │ - eoreq r8, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq r8, r4, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x011b23f0 │ │ │ │ │ andle fp, r8, sp, lsr #25 │ │ │ │ │ tsteq fp, r0, lsl #8 │ │ │ │ │ andle r0, r0, r6, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r8, r4, #56, 18 @ 0xe0000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ │ - eoreq r8, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq r8, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ │ andle fp, r8, r0, lsl #27 │ │ │ │ │ tsteq fp, r8, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, lsr #23 │ │ │ │ │ @ instruction: 0x011f9998 │ │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ │ mulle r0, sl, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r8, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r8, ror r8 @ │ │ │ │ │ @ instruction: 0x011f99b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #9 │ │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r0, asr r6 @ │ │ │ │ │ + adceq sp, pc, r8, lsl r6 @ │ │ │ │ │ tsteq pc, r8, asr #19 │ │ │ │ │ tsteq fp, r8, lsl #9 │ │ │ │ │ - eoreq r8, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq r8, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ @ instruction: 0x011b2490 │ │ │ │ │ andle fp, r8, pc, lsl lr │ │ │ │ │ @ instruction: 0x011b2498 │ │ │ │ │ mulle r0, fp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r8, r4, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b24d0 │ │ │ │ │ @ instruction: 0x011b24b8 │ │ │ │ │ + eoreq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq fp, r0, asr #9 │ │ │ │ │ - eoreq r8, r4, #224, 18 @ 0x380000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b24d8 │ │ │ │ │ - tsteq fp, r8, asr #9 │ │ │ │ │ @ instruction: 0xd008bebf │ │ │ │ │ - @ instruction: 0x011b24d0 │ │ │ │ │ + tsteq fp, r8, asr #9 │ │ │ │ │ andle r0, r0, ip, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r8, r4, #16, 20 @ 0x10000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b24d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b2598 │ │ │ │ │ + tsteq fp, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a23f0 │ │ │ │ │ tsteq fp, r8, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011b24f8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sp, r5, r8, asr #13 │ │ │ │ │ @@ -2580245,18 +2580017,18 @@ │ │ │ │ │ sbceq r6, r0, r0, ror #19 │ │ │ │ │ tsteq fp, r8, ror #10 │ │ │ │ │ tsteq fp, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r6 │ │ │ │ │ + tsteq fp, r0, lsr #11 │ │ │ │ │ + eoreq r8, r4, #64, 20 @ 0x40000 │ │ │ │ │ @ instruction: 0x011b25f8 │ │ │ │ │ - eoreq r8, r4, #40, 20 @ 0x28000 │ │ │ │ │ + andle fp, r8, r5, lsr sl │ │ │ │ │ tsteq fp, r0, asr #11 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x011b25b8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r2, lr, r0, lsr pc │ │ │ │ │ @ instruction: 0x011b2590 │ │ │ │ │ adcseq pc, r0, r0, ror #15 │ │ │ │ │ @@ -2580270,39 +2580042,39 @@ │ │ │ │ │ tsteq fp, r8, asr #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011b25f0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011b25d8 │ │ │ │ │ strdeq r5, [r2], #48 @ 0x30 │ │ │ │ │ tsteq fp, r0, lsl #12 │ │ │ │ │ - andle fp, r8, r5, lsr sl │ │ │ │ │ - tsteq fp, r8, lsl #12 │ │ │ │ │ andle r0, r0, lr, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r8, r4, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r6 │ │ │ │ │ + tsteq fp, r0, lsl r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr r6 │ │ │ │ │ adcseq sl, r0, r0, asr #11 │ │ │ │ │ teqeq r0, r8, ror #8 │ │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ │ teqeq r0, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r6 │ │ │ │ │ + tsteq fp, r8, lsr r6 │ │ │ │ │ + eoreq r8, r4, #136, 20 @ 0x88000 │ │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ │ - eoreq r8, r4, #112, 20 @ 0x70000 │ │ │ │ │ - tsteq fp, r8, asr #12 │ │ │ │ │ andle r9, r9, sp, asr #5 │ │ │ │ │ - tsteq fp, r0, asr r6 │ │ │ │ │ + tsteq fp, r8, asr #12 │ │ │ │ │ andle r0, r0, lr, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r8, r4, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #15 │ │ │ │ │ + tsteq fp, r8, asr r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b27f8 │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ @ instruction: 0x011f99f8 │ │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ │ ldrdeq r6, [r0], #240 @ 0xf0 │ │ │ │ │ tsteq fp, r0, lsl #13 │ │ │ │ │ @@ -2580383,116 +2580155,116 @@ │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r1, r1, r8, fp @ │ │ │ │ │ @ instruction: 0x011b27b8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #16 │ │ │ │ │ + tsteq fp, r8, asr #15 │ │ │ │ │ + eoreq r8, r4, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ - eoreq r8, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + andle r9, r9, r4, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r0, r8, lsr #6 │ │ │ │ │ tsteq fp, r0, ror #15 │ │ │ │ │ @ instruction: 0x011b27d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ @ instruction: 0x011b27f0 │ │ │ │ │ - andle r9, r9, r4, ror #14 │ │ │ │ │ - @ instruction: 0x011b27f8 │ │ │ │ │ andle r0, r0, r2, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r8, r4, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ │ + tsteq fp, r8, lsr #16 │ │ │ │ │ + tsteq fp, r0, lsl r8 │ │ │ │ │ + eoreq r8, r4, #24, 22 @ 0x6000 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ - eoreq r8, r4, #0, 22 │ │ │ │ │ - tsteq fp, r0, lsr #16 │ │ │ │ │ mulle r7, r0, r1 │ │ │ │ │ - tsteq fp, r8, lsr #16 │ │ │ │ │ + tsteq fp, r0, lsr #16 │ │ │ │ │ mulle r0, lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r8, r4, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #16 │ │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #17 │ │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsr #32 │ │ │ │ │ + adcseq r6, r6, r8, asr r0 │ │ │ │ │ tsteq pc, r0, lsl sl @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b2890 │ │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ │ + eoreq r8, r4, #96, 22 @ 0x18000 │ │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ │ - eoreq r8, r4, #72, 22 @ 0x12000 │ │ │ │ │ + andle ip, r0, r7, lsl #4 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r0, ror #9 │ │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ │ - andle ip, r0, r7, lsl #4 │ │ │ │ │ - tsteq fp, r8, lsl #17 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r4, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq fp, r0, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r8, lsr #28 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #96, 22 @ 0x18000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b2898 │ │ │ │ │ + @ instruction: 0x011b2890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #17 │ │ │ │ │ + @ instruction: 0x011b28b8 │ │ │ │ │ + tsteq fp, r0, lsr #17 │ │ │ │ │ + eoreq r8, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ - eoreq r8, r4, #144, 22 @ 0x24000 │ │ │ │ │ - @ instruction: 0x011b28b0 │ │ │ │ │ andle r5, pc, r2, lsl r8 @ │ │ │ │ │ - @ instruction: 0x011b28b8 │ │ │ │ │ + @ instruction: 0x011b28b0 │ │ │ │ │ andle r0, r0, r3, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r8, r4, #192, 22 @ 0x30000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #17 │ │ │ │ │ @ instruction: 0x011b28d8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011b28d0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r1, r8, lsr #21 │ │ │ │ │ tsteq fp, r0, ror #17 │ │ │ │ │ tsteq fp, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b28f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r9 │ │ │ │ │ + tsteq fp, r8, asr #18 │ │ │ │ │ + @ instruction: 0x011b28f8 │ │ │ │ │ + eoreq r8, r4, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ │ - eoreq r8, r4, #216, 22 @ 0x36000 │ │ │ │ │ - tsteq fp, r8, lsl #18 │ │ │ │ │ andle r1, fp, r0, lsr #8 │ │ │ │ │ - tsteq fp, r8, asr #18 │ │ │ │ │ + tsteq fp, r8, lsl #18 │ │ │ │ │ andle r0, r0, r5, lsr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0115d990 │ │ │ │ │ tsteq pc, r8, lsl #21 │ │ │ │ │ tsteq fp, r0, ror r6 │ │ │ │ │ cmpeq r6, r0, lsr #22 @ │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ tsteq pc, r8, lsl #21 │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #240, 22 @ 0x3c000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #19 │ │ │ │ │ + tsteq fp, r0, asr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ adcseq r1, fp, r0, lsl #16 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ @@ -2580503,60 +2580275,60 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011b2990 │ │ │ │ │ tsteq pc, r0, lsr #21 │ │ │ │ │ @ instruction: 0x011b2998 │ │ │ │ │ @ instruction: 0x011a22b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlabteq pc, r8, r6, sp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b29d8 │ │ │ │ │ + tsteq fp, r8, lsr #19 │ │ │ │ │ + eoreq r8, r4, #56, 24 @ 0x3800 │ │ │ │ │ @ instruction: 0x011b29b0 │ │ │ │ │ - eoreq r8, r4, #32, 24 @ 0x2000 │ │ │ │ │ - @ instruction: 0x011b29b8 │ │ │ │ │ andle sl, r8, r4, ror #2 │ │ │ │ │ - tsteq fp, r0, asr #19 │ │ │ │ │ + @ instruction: 0x011b29b8 │ │ │ │ │ mulle r0, ip, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r8, r4, #80, 24 @ 0x5000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b29d8 │ │ │ │ │ @ instruction: 0x011b29d0 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ │ + tsteq fp, r0, lsl #20 │ │ │ │ │ + tsteq fp, r8, ror #19 │ │ │ │ │ + eoreq r8, r4, #128, 24 @ 0x8000 │ │ │ │ │ @ instruction: 0x011b29f0 │ │ │ │ │ - eoreq r8, r4, #104, 24 @ 0x6800 │ │ │ │ │ - @ instruction: 0x011b29f8 │ │ │ │ │ @ instruction: 0xd00894b0 │ │ │ │ │ - tsteq fp, r0, lsl #20 │ │ │ │ │ + @ instruction: 0x011b29f8 │ │ │ │ │ andle r0, r0, r7, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r8, r4, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #20 │ │ │ │ │ + tsteq fp, r8, lsl #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr sl │ │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, lr, r0, lsl #30 │ │ │ │ │ @ instruction: 0x011f9ab8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b2af0 │ │ │ │ │ + tsteq fp, r8, lsr #20 │ │ │ │ │ + eoreq r8, r4, #200, 24 @ 0xc800 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ - eoreq r8, r4, #176, 24 @ 0xb000 │ │ │ │ │ + andle r2, r3, r7, lsl #30 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r5, [pc], r8 │ │ │ │ │ @ instruction: 0x011f9ad0 │ │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ │ - andle r2, r3, r7, lsl #30 │ │ │ │ │ - tsteq fp, r0, asr sl │ │ │ │ │ @ instruction: 0xd00001b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r8, r4, #224, 24 @ 0xe000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b2af0 │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrhteq r6, [r5], r0 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ │ tsteq fp, r8, lsr #21 │ │ │ │ │ @@ -2580588,15 +2580360,15 @@ │ │ │ │ │ tsteq fp, r0, ror #21 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ │ sbceq r9, r0, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011b2ad0 │ │ │ │ │ tsteq fp, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #23 │ │ │ │ │ + tsteq fp, r0, lsl sp │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r2, [r8], r0 │ │ │ │ │ tsteq pc, r8, ror #21 │ │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r3, r1, r8, lsr #9 │ │ │ │ │ @@ -2580623,26 +2580395,26 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ │ tsteq pc, r8, ror #21 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r2, r3, r8, lsr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl sp │ │ │ │ │ + tsteq fp, r8, lsl #23 │ │ │ │ │ + eoreq r8, r4, #16, 26 @ 0x400 │ │ │ │ │ tsteq fp, r0, lsr #23 │ │ │ │ │ - eoreq r8, r4, #248, 24 @ 0xf800 │ │ │ │ │ + andle r9, r8, r0, asr lr │ │ │ │ │ @ instruction: 0x011b2b98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r1, r0, lsl #21 │ │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ - andle r9, r8, r0, asr lr │ │ │ │ │ - tsteq fp, r0, lsl sp │ │ │ │ │ mulle r0, sl, r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r4, #40, 26 @ 0xa00 │ │ │ │ │ @ instruction: 0x011b2bb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ tsteq fp, r8, asr fp │ │ │ │ │ sbceq r7, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011b2bd0 │ │ │ │ │ @@ -2580723,18 +2580495,18 @@ │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ │ rscseq r7, r9, r0, ror #14 │ │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #16, 26 @ 0x400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror sp │ │ │ │ │ + tsteq fp, r8, lsl sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #27 │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq ip, [sl], r8 │ │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ │ tsteq fp, r0, asr #23 │ │ │ │ │ rscseq r7, r9, r0, ror #14 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ @@ -2580748,61 +2580520,61 @@ │ │ │ │ │ tsteq fp, r0, ror #26 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ │ sbceq r7, r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [r1], #0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #27 │ │ │ │ │ + sbceq r2, r1, r8, lsr #1 │ │ │ │ │ + tsteq fp, r0, lsl #27 │ │ │ │ │ + eoreq r8, r4, #88, 26 @ 0x1600 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ - eoreq r8, r4, #64, 26 @ 0x1000 │ │ │ │ │ - @ instruction: 0x011b2d98 │ │ │ │ │ andle r5, pc, lr, lsr #27 │ │ │ │ │ + @ instruction: 0x011b2d98 │ │ │ │ │ + andle r0, r0, r9, lsl #4 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ - tsteq fp, r0, lsr #27 │ │ │ │ │ - andle r0, r0, r9, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r8, r4, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #27 │ │ │ │ │ + tsteq fp, r8, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror #27 │ │ │ │ │ @ instruction: 0x011b2db8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #27 │ │ │ │ │ + tsteq fp, r8, asr #27 │ │ │ │ │ + eoreq r8, r4, #160, 26 @ 0x2800 │ │ │ │ │ @ instruction: 0x011b2dd0 │ │ │ │ │ - eoreq r8, r4, #136, 26 @ 0x2200 │ │ │ │ │ - @ instruction: 0x011b2dd8 │ │ │ │ │ andle sp, r0, lr, lsl #19 │ │ │ │ │ - tsteq fp, r0, ror #27 │ │ │ │ │ + @ instruction: 0x011b2dd8 │ │ │ │ │ andle r0, r0, r5, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r8, r4, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #28 │ │ │ │ │ + tsteq fp, r8, ror #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ │ @ instruction: 0x011e1698 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b2e90 │ │ │ │ │ + tsteq fp, r8, lsr #28 │ │ │ │ │ + eoreq r8, r4, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ │ - eoreq r8, r4, #208, 26 @ 0x3400 │ │ │ │ │ + andle sl, r8, r3, ror r8 │ │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq sp, r6, r0, fp │ │ │ │ │ @ instruction: 0x011f9b90 │ │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ │ sbceq r7, r3, r8, asr #27 │ │ │ │ │ tsteq fp, r0, asr lr │ │ │ │ │ @@ -2580810,637 +2580582,637 @@ │ │ │ │ │ tsteq fp, r8, asr lr │ │ │ │ │ @ instruction: 0x011f9b90 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r5, r4, r8, asr r4 │ │ │ │ │ tsteq fp, r0, ror lr │ │ │ │ │ - andle sl, r8, r3, ror r8 │ │ │ │ │ - tsteq fp, r8, lsl #29 │ │ │ │ │ andle r0, r0, r7, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r4, #0, 28 │ │ │ │ │ tsteq fp, r0, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r7, r0, lsr r3 │ │ │ │ │ tsteq pc, r8, lsr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b2e98 │ │ │ │ │ + @ instruction: 0x011b2e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011b2eb8 │ │ │ │ │ + tsteq fp, r0, lsr #29 │ │ │ │ │ + eoreq r8, r4, #48, 28 @ 0x300 │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ - eoreq r8, r4, #24, 28 @ 0x180 │ │ │ │ │ - @ instruction: 0x011b2eb0 │ │ │ │ │ andle ip, r2, r5, lsl r6 │ │ │ │ │ - @ instruction: 0x011b2eb8 │ │ │ │ │ + @ instruction: 0x011b2eb0 │ │ │ │ │ andle r0, r0, r1, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r8, r4, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #29 │ │ │ │ │ + tsteq fp, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl pc │ │ │ │ │ + tsteq fp, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x011b2ed8 │ │ │ │ │ + eoreq r8, r4, #120, 28 @ 0x780 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq fp, r0, ror #29 │ │ │ │ │ - eoreq r8, r4, #96, 28 @ 0x600 │ │ │ │ │ - tsteq fp, r8, ror #29 │ │ │ │ │ andle sl, r1, ip, lsr #16 │ │ │ │ │ - tsteq fp, r0, lsl #30 │ │ │ │ │ + tsteq fp, r8, ror #29 │ │ │ │ │ andle r0, r0, r0, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r4, #144, 28 @ 0x900 │ │ │ │ │ @ instruction: 0x011b2ef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #120, 28 @ 0x780 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #30 │ │ │ │ │ + tsteq fp, r8, lsr pc │ │ │ │ │ + tsteq fp, r0, lsr #30 │ │ │ │ │ + eoreq r8, r4, #192, 28 @ 0xc00 │ │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ │ - eoreq r8, r4, #168, 28 @ 0xa80 │ │ │ │ │ - tsteq fp, r0, lsr pc │ │ │ │ │ andle r6, r5, r2, ror #17 │ │ │ │ │ - tsteq fp, r8, lsr pc │ │ │ │ │ + tsteq fp, r0, lsr pc │ │ │ │ │ andle r0, r0, r2, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r8, r4, #216, 28 @ 0xd80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #31 │ │ │ │ │ + tsteq fp, r0, lsl #31 │ │ │ │ │ + tsteq fp, r8, asr pc │ │ │ │ │ + eoreq r8, r4, #8, 30 │ │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ │ - eoreq r8, r4, #240, 28 @ 0xf00 │ │ │ │ │ - tsteq fp, r8, ror #30 │ │ │ │ │ ldrdle r6, [r5], -r1 │ │ │ │ │ - tsteq fp, r0, lsl #31 │ │ │ │ │ + tsteq fp, r8, ror #30 │ │ │ │ │ andle r0, r0, r7, lsr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r8, r4, #32, 30 @ 0x80 │ │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f9bd8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b2fd8 │ │ │ │ │ + tsteq fp, r8, lsl #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8 │ │ │ │ │ @ instruction: 0x011b2f98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r7, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f9bf0 │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ sbceq r9, r3, r0, ror fp │ │ │ │ │ - adcseq r1, r2, r8, asr #15 │ │ │ │ │ + adcseq r1, r2, r8, lsr #15 │ │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq fp, r0, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, asr #31 │ │ │ │ │ @ instruction: 0x011f9bf0 │ │ │ │ │ @ instruction: 0x011b2fd0 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r0 │ │ │ │ │ + tsteq fp, r8, ror #31 │ │ │ │ │ + eoreq r8, r4, #80, 30 @ 0x140 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x011b2ff0 │ │ │ │ │ - eoreq r8, r4, #56, 30 @ 0xe0 │ │ │ │ │ - @ instruction: 0x011b2ff8 │ │ │ │ │ andsle r4, r0, sp, lsl r1 │ │ │ │ │ - tsteq fp, r8 │ │ │ │ │ + @ instruction: 0x011b2ff8 │ │ │ │ │ andle r0, r0, r6, lsl #7 │ │ │ │ │ - sbceq r0, r6, r0, lsl #23 │ │ │ │ │ - tsteq fp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r8, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + sbceq r8, r5, r0, lsl #23 │ │ │ │ │ + tsteq fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r0 │ │ │ │ │ + tsteq fp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #32 │ │ │ │ │ + tsteq fp, r8, lsr r0 │ │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ │ + eoreq r8, r4, #152, 30 @ 0x260 │ │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ │ - eoreq r8, r4, #128, 30 @ 0x200 │ │ │ │ │ - tsteq fp, r0, lsr r0 │ │ │ │ │ andle sp, r0, r4, lsr #22 │ │ │ │ │ - tsteq fp, r8, lsr r0 │ │ │ │ │ + tsteq fp, r0, lsr r0 │ │ │ │ │ andle r0, r0, r9, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r8, r4, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r0 │ │ │ │ │ + tsteq fp, r0, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror r0 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01133ad8 │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b3090 │ │ │ │ │ - tsteq fp, r0, ror r0 │ │ │ │ │ - eoreq r8, r4, #200, 30 @ 0x320 │ │ │ │ │ - tsteq fp, r8, ror r0 │ │ │ │ │ + eoreq r8, r4, #224, 30 @ 0x380 │ │ │ │ │ + tsteq fp, r8, rrx │ │ │ │ │ strhle sp, [sl], -r4 │ │ │ │ │ - tsteq fp, r0, lsl #1 │ │ │ │ │ + tsteq fp, r0, ror r0 │ │ │ │ │ andle r1, r0, r0, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r8, r4, #224, 30 @ 0x380 │ │ │ │ │ - andle r0, r0, r1 │ │ │ │ │ - andle r0, r0, r0 │ │ │ │ │ + eoreq r9, r4, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b3098 │ │ │ │ │ + tsteq fp, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r3, [fp, -r8] │ │ │ │ │ - tsteq fp, r8, lsr #1 │ │ │ │ │ - eoreq r9, r4, #32 │ │ │ │ │ ldrheq r3, [fp, -r0] │ │ │ │ │ + andle r0, r0, r1 │ │ │ │ │ + andle r0, r0, r0 │ │ │ │ │ + @ instruction: 0x011b3098 │ │ │ │ │ + eoreq r9, r4, #56 @ 0x38 │ │ │ │ │ + tsteq fp, r0, lsr #1 │ │ │ │ │ andle lr, r6, sl, lsl lr │ │ │ │ │ - ldrheq r3, [fp, -r8] │ │ │ │ │ + tsteq fp, r8, lsr #1 │ │ │ │ │ andle r0, r0, r7, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #56 @ 0x38 │ │ │ │ │ + eoreq r9, r4, #80 @ 0x50 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrheq r3, [fp, -r8] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ ldrsbeq r3, [fp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #2 │ │ │ │ │ + eoreq r9, r4, #128 @ 0x80 │ │ │ │ │ + tsteq fp, r0, lsl #2 │ │ │ │ │ + ldrdle pc, [r6], -r2 │ │ │ │ │ ldrsheq r3, [fp, -r0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ - eoreq r9, r4, #104 @ 0x68 │ │ │ │ │ - tsteq fp, r0, lsr #2 │ │ │ │ │ - ldrdle pc, [r6], -r2 │ │ │ │ │ + andle r0, r0, pc, lsr r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r4, #152 @ 0x98 │ │ │ │ │ tsteq fp, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r5, [pc], r8 @ │ │ │ │ │ tsteq pc, r0, asr ip @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ - andle r0, r0, pc, lsr r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #128 @ 0x80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror #2 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r1 │ │ │ │ │ - tsteq fp, r8, asr r1 │ │ │ │ │ - eoreq r9, r4, #176 @ 0xb0 │ │ │ │ │ - tsteq fp, r0, ror #2 │ │ │ │ │ + eoreq r9, r4, #200 @ 0xc8 │ │ │ │ │ + tsteq fp, r0, asr r1 │ │ │ │ │ andle pc, r6, r6, lsr r5 @ │ │ │ │ │ - tsteq fp, r8, ror #2 │ │ │ │ │ + tsteq fp, r8, asr r1 │ │ │ │ │ andle r0, r0, r9, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #200 @ 0xc8 │ │ │ │ │ + eoreq r9, r4, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r1 │ │ │ │ │ + tsteq fp, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b31b0 │ │ │ │ │ - tsteq fp, r8, lsl #3 │ │ │ │ │ - eoreq r9, r4, #248 @ 0xf8 │ │ │ │ │ @ instruction: 0x011b3190 │ │ │ │ │ + tsteq fp, r8, ror r1 │ │ │ │ │ + eoreq r9, r4, #16, 2 │ │ │ │ │ + tsteq fp, r0, lsl #3 │ │ │ │ │ andle sl, sl, r5, ror r2 │ │ │ │ │ - @ instruction: 0x011b3198 │ │ │ │ │ + tsteq fp, r8, lsl #3 │ │ │ │ │ ldrdle r0, [r0], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #16, 2 │ │ │ │ │ + eoreq r9, r4, #40, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b3198 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #4 │ │ │ │ │ tsteq fp, r8, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, lsr r0 │ │ │ │ │ tsteq pc, r0, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b31b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r2 │ │ │ │ │ + eoreq r9, r4, #88, 2 │ │ │ │ │ + @ instruction: 0x011b31d8 │ │ │ │ │ + andle pc, r6, r4, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x011b31d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f9c98 │ │ │ │ │ @ instruction: 0x011b31f0 │ │ │ │ │ - eoreq r9, r4, #64, 2 │ │ │ │ │ + andle r0, r0, r6, ror #3 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ ldrshteq r5, [fp], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ - tsteq fp, r0, lsr #4 │ │ │ │ │ - andle pc, r6, r4, lsr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r4, #112, 2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r1, r0, lsl #8 │ │ │ │ │ @ instruction: 0x011f9cb0 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ │ tsteq fp, r0, ror #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ │ - andle r0, r0, r6, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #88, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r2 │ │ │ │ │ - tsteq fp, r0, asr r2 │ │ │ │ │ - eoreq r9, r4, #136, 2 @ 0x22 │ │ │ │ │ - tsteq fp, r8, asr r2 │ │ │ │ │ + eoreq r9, r4, #160, 2 @ 0x28 │ │ │ │ │ + tsteq fp, r8, asr #4 │ │ │ │ │ andle pc, r6, r6, asr #25 │ │ │ │ │ - tsteq fp, r0, ror #4 │ │ │ │ │ + tsteq fp, r0, asr r2 │ │ │ │ │ andle r0, r0, r3, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #160, 2 @ 0x28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ + eoreq r9, r4, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r2 │ │ │ │ │ + tsteq fp, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #5 │ │ │ │ │ - tsteq fp, r8, lsl #5 │ │ │ │ │ - eoreq r9, r4, #208, 2 @ 0x34 │ │ │ │ │ @ instruction: 0x011b3290 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ + tsteq fp, r8, ror r2 │ │ │ │ │ + eoreq r9, r4, #232, 2 @ 0x3a │ │ │ │ │ + tsteq fp, r0, lsl #5 │ │ │ │ │ @ instruction: 0xd006f8b3 │ │ │ │ │ - @ instruction: 0x011b3298 │ │ │ │ │ + tsteq fp, r8, lsl #5 │ │ │ │ │ andle r0, r0, r1, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r9, r4, #0, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x011b3298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b32d8 │ │ │ │ │ - @ instruction: 0x011b32b8 │ │ │ │ │ - eoreq r9, r4, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq fp, r0, asr #5 │ │ │ │ │ + tsteq fp, r8, lsr #5 │ │ │ │ │ + eoreq r9, r4, #48, 4 │ │ │ │ │ + @ instruction: 0x011b32b0 │ │ │ │ │ andle lr, r6, r2, ror #23 │ │ │ │ │ - tsteq fp, r8, asr #5 │ │ │ │ │ + @ instruction: 0x011b32b8 │ │ │ │ │ strdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #48, 4 │ │ │ │ │ + eoreq r9, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #6 │ │ │ │ │ + eoreq r9, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + @ instruction: 0x011b32f8 │ │ │ │ │ + andle pc, r6, r9, lsr #22 │ │ │ │ │ @ instruction: 0x011b32f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r0, lsl #31 │ │ │ │ │ + adceq r5, pc, r8, rrx │ │ │ │ │ @ instruction: 0x011f9cf8 │ │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ │ - eoreq r9, r4, #96, 4 │ │ │ │ │ - tsteq fp, r8, lsl r3 │ │ │ │ │ - andle pc, r6, r9, lsr #22 │ │ │ │ │ + andle r0, r0, r0, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r9, r4, #144, 4 │ │ │ │ │ tsteq fp, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r2, r8, ror #28 │ │ │ │ │ + adcseq r3, r2, r8, lsr #28 │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ │ - andle r0, r0, r0, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r3 │ │ │ │ │ + tsteq fp, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r3 │ │ │ │ │ + tsteq fp, r0, asr r3 │ │ │ │ │ + tsteq fp, r8, lsr r3 │ │ │ │ │ + eoreq r9, r4, #192, 4 │ │ │ │ │ tsteq fp, r0, asr #6 │ │ │ │ │ - eoreq r9, r4, #168, 4 @ 0x8000000a │ │ │ │ │ - tsteq fp, r8, asr #6 │ │ │ │ │ andle fp, sl, r0, asr r2 │ │ │ │ │ - tsteq fp, r0, asr r3 │ │ │ │ │ + tsteq fp, r8, asr #6 │ │ │ │ │ @ instruction: 0xd0001cbc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #192, 4 │ │ │ │ │ + eoreq r9, r4, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #6 │ │ │ │ │ + tsteq fp, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #7 │ │ │ │ │ + @ instruction: 0x011b3398 │ │ │ │ │ + tsteq fp, r8, ror #6 │ │ │ │ │ + eoreq r9, r4, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ │ - eoreq r9, r4, #240, 4 │ │ │ │ │ - @ instruction: 0x011b3390 │ │ │ │ │ andle sp, sl, r7, lsl r0 │ │ │ │ │ + @ instruction: 0x011b3390 │ │ │ │ │ + mulle r0, ip, r0 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ - @ instruction: 0x011b3398 │ │ │ │ │ - mulle r0, ip, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r9, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #7 │ │ │ │ │ tsteq fp, r8, lsr #7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq pc, r0, r0, ror #14 │ │ │ │ │ tsteq fp, r0, lsl #7 │ │ │ │ │ @ instruction: 0x011b33b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #8 │ │ │ │ │ + tsteq fp, r8, lsl #8 │ │ │ │ │ + tsteq fp, r0, ror #7 │ │ │ │ │ + eoreq r9, r4, #80, 6 @ 0x40000001 │ │ │ │ │ @ instruction: 0x011b33d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r2, r8, lsr r8 │ │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ │ tsteq fp, r8, ror #7 │ │ │ │ │ - eoreq r9, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ - tsteq fp, r0, lsl #8 │ │ │ │ │ andle r7, sl, r9, lsr r9 │ │ │ │ │ + tsteq fp, r0, lsl #8 │ │ │ │ │ + ldrdle r0, [r0], -pc @ │ │ │ │ │ @ instruction: 0x011b33f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsr #24 │ │ │ │ │ + adcseq r6, r6, r8, ror #25 │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ - tsteq fp, r8, lsl #8 │ │ │ │ │ - ldrdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq r9, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #8 │ │ │ │ │ + tsteq fp, r8, asr r4 │ │ │ │ │ + tsteq fp, r0, asr #8 │ │ │ │ │ + eoreq r9, r4, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq fp, r8, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r0, lsl #2 │ │ │ │ │ + adceq r6, lr, r0, lsr r1 │ │ │ │ │ tsteq pc, r0, lsr #27 │ │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ │ - eoreq r9, r4, #128, 6 │ │ │ │ │ - tsteq fp, r0, asr r4 │ │ │ │ │ andle r2, r2, sp, lsr #12 │ │ │ │ │ - tsteq fp, r8, asr r4 │ │ │ │ │ + tsteq fp, r0, asr r4 │ │ │ │ │ andle r0, r0, fp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r9, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #8 │ │ │ │ │ + tsteq fp, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b3490 │ │ │ │ │ + tsteq fp, r8, lsl #9 │ │ │ │ │ + tsteq fp, r0, ror r4 │ │ │ │ │ + eoreq r9, r4, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ │ - eoreq r9, r4, #200, 6 @ 0x20000003 │ │ │ │ │ - tsteq fp, r0, lsl #9 │ │ │ │ │ andle r1, r4, pc, asr r1 │ │ │ │ │ - tsteq fp, r8, lsl #9 │ │ │ │ │ + tsteq fp, r0, lsl #9 │ │ │ │ │ andle r0, r0, ip, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r9, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b3498 │ │ │ │ │ + @ instruction: 0x011b3490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b34f0 │ │ │ │ │ + @ instruction: 0x011b34d8 │ │ │ │ │ + @ instruction: 0x011b34b0 │ │ │ │ │ + eoreq r9, r4, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq fp, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f9db8 │ │ │ │ │ @ instruction: 0x011b34b8 │ │ │ │ │ - eoreq r9, r4, #16, 8 @ 0x10000000 │ │ │ │ │ - @ instruction: 0x011b34d0 │ │ │ │ │ mulle r6, r6, r8 │ │ │ │ │ + @ instruction: 0x011b34d0 │ │ │ │ │ + andle r0, r0, r7, lsr r1 │ │ │ │ │ tsteq fp, r8, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f9dd0 │ │ │ │ │ - @ instruction: 0x011b34d8 │ │ │ │ │ - andle r0, r0, r7, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq r9, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b34f0 │ │ │ │ │ tsteq fp, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, sl, r0, lsr #19 │ │ │ │ │ tsteq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b34f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r5 │ │ │ │ │ + tsteq fp, r8, lsr #10 │ │ │ │ │ + tsteq fp, r0, lsl r5 │ │ │ │ │ + eoreq r9, r4, #112, 8 @ 0x70000000 │ │ │ │ │ tsteq fp, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, asr #30 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ tsteq fp, r8, lsl r5 │ │ │ │ │ - eoreq r9, r4, #88, 8 @ 0x58000000 │ │ │ │ │ - tsteq fp, r0, lsr #10 │ │ │ │ │ andle r4, r2, r4, ror #5 │ │ │ │ │ - tsteq fp, r8, lsr #10 │ │ │ │ │ + tsteq fp, r0, lsr #10 │ │ │ │ │ andle r0, r0, sp, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + eoreq r9, r4, #136, 8 @ 0x88000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r5 │ │ │ │ │ + tsteq fp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r5 │ │ │ │ │ + tsteq fp, r0, ror #10 │ │ │ │ │ + tsteq fp, r0, asr #10 │ │ │ │ │ + eoreq r9, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq fp, r0, asr r5 │ │ │ │ │ - eoreq r9, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + andle r4, r2, r2, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ - andle r4, r2, r2, lsr r3 │ │ │ │ │ - tsteq fp, r0, ror #10 │ │ │ │ │ andle r0, r0, sp, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq r9, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror r5 │ │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq sl, [r1], r0 │ │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #11 │ │ │ │ │ + tsteq fp, r0, lsr #11 │ │ │ │ │ + tsteq fp, r8, lsl #11 │ │ │ │ │ + eoreq r9, r4, #0, 10 │ │ │ │ │ @ instruction: 0x011b3590 │ │ │ │ │ - eoreq r9, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ - @ instruction: 0x011b3598 │ │ │ │ │ mulle r2, r0, r3 │ │ │ │ │ - tsteq fp, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x011b3598 │ │ │ │ │ andle r0, r0, fp, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #0, 10 │ │ │ │ │ + eoreq r9, r4, #24, 10 @ 0x6000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b35b0 │ │ │ │ │ + tsteq fp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #12 │ │ │ │ │ + @ instruction: 0x011b35d0 │ │ │ │ │ + @ instruction: 0x011b35b8 │ │ │ │ │ + eoreq r9, r4, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq fp, r0, asr #11 │ │ │ │ │ - eoreq r9, r4, #48, 10 @ 0xc000000 │ │ │ │ │ - tsteq fp, r8, asr #11 │ │ │ │ │ andle r4, r2, ip, ror #7 │ │ │ │ │ - @ instruction: 0x011b35d0 │ │ │ │ │ + tsteq fp, r8, asr #11 │ │ │ │ │ andle r0, r0, fp, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq r9, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl #12 │ │ │ │ │ tsteq fp, r0, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ tsteq fp, r0, lsr #31 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ @ instruction: 0x011b35f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #12 │ │ │ │ │ + tsteq fp, r8, lsr r6 │ │ │ │ │ + tsteq fp, r0, lsr #12 │ │ │ │ │ + eoreq r9, r4, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r0, lsl #2 │ │ │ │ │ + adceq r6, pc, r0, ror r1 @ │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ │ - eoreq r9, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ - tsteq fp, r0, lsr r6 │ │ │ │ │ andle r9, r0, r6, lsl #22 │ │ │ │ │ - tsteq fp, r8, lsr r6 │ │ │ │ │ + tsteq fp, r0, lsr r6 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq r9, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #13 │ │ │ │ │ + tsteq fp, r0, lsl #13 │ │ │ │ │ + tsteq fp, r8, asr r6 │ │ │ │ │ + eoreq r9, r4, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq fp, r0, ror r6 │ │ │ │ │ - eoreq r9, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + andle r9, r1, ip, lsl #5 │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r6, r1, r8, lsr #22 │ │ │ │ │ + adcseq r6, r1, r8, asr fp │ │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ │ tsteq fp, r8, ror r6 │ │ │ │ │ - andle r9, r1, ip, lsl #5 │ │ │ │ │ - tsteq fp, r0, lsl #13 │ │ │ │ │ andle r0, r0, fp, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq r9, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b3690 │ │ │ │ │ + tsteq fp, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b36d8 │ │ │ │ │ + @ instruction: 0x011b36d0 │ │ │ │ │ + @ instruction: 0x011b36b8 │ │ │ │ │ + eoreq r9, r4, #32, 12 @ 0x2000000 │ │ │ │ │ @ instruction: 0x011b36b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011aff90 │ │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ adceq r1, lr, r0, lsl #14 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ tsteq fp, r0, asr #13 │ │ │ │ │ - eoreq r9, r4, #8, 12 @ 0x800000 │ │ │ │ │ - tsteq fp, r8, asr #13 │ │ │ │ │ andsle r4, r0, r4, lsl #10 │ │ │ │ │ - @ instruction: 0x011b36d0 │ │ │ │ │ + tsteq fp, r8, asr #13 │ │ │ │ │ strdle r0, [r0], -lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq r9, r4, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #13 │ │ │ │ │ + @ instruction: 0x011b36d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r7 │ │ │ │ │ + tsteq fp, r8, lsl #14 │ │ │ │ │ + tsteq fp, r8, ror #13 │ │ │ │ │ + eoreq r9, r4, #104, 12 @ 0x6800000 │ │ │ │ │ @ instruction: 0x011b36f8 │ │ │ │ │ - eoreq r9, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + andle r4, r2, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ │ tsteq fp, r0, lsl #14 │ │ │ │ │ - andle r4, r2, r8, asr #8 │ │ │ │ │ - tsteq fp, r8, lsl #14 │ │ │ │ │ andle r0, r0, fp, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq r9, r4, #128, 12 @ 0x8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r7 │ │ │ │ │ + tsteq fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #14 │ │ │ │ │ + tsteq fp, r0, ror #14 │ │ │ │ │ + tsteq fp, r0, lsr r7 │ │ │ │ │ + eoreq r9, r4, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ │ - eoreq r9, r4, #152, 12 @ 0x9800000 │ │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ │ andle r0, r2, r9, lsr #16 │ │ │ │ │ + tsteq fp, r0, asr r7 │ │ │ │ │ + andle r0, r0, ip, asr r1 │ │ │ │ │ tsteq fp, r8, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r0, r8, lsr #23 │ │ │ │ │ tsteq pc, r8, ror lr @ │ │ │ │ │ - tsteq fp, r0, ror #14 │ │ │ │ │ - andle r0, r0, ip, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011a2490 │ │ │ │ │ + eoreq r9, r4, #200, 12 @ 0xc800000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + @ instruction: 0x011a2490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r7 │ │ │ │ │ + tsteq fp, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b3798 │ │ │ │ │ + @ instruction: 0x011b3790 │ │ │ │ │ + tsteq fp, r8, ror r7 │ │ │ │ │ + eoreq r9, r4, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq fp, r0, lsl #15 │ │ │ │ │ - eoreq r9, r4, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq fp, r8, lsl #15 │ │ │ │ │ andle sp, r0, pc, asr #30 │ │ │ │ │ - @ instruction: 0x011b3790 │ │ │ │ │ + tsteq fp, r8, lsl #15 │ │ │ │ │ andle r0, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq r9, r4, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #15 │ │ │ │ │ + @ instruction: 0x011b3798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b37d8 │ │ │ │ │ + @ instruction: 0x011b37d0 │ │ │ │ │ + tsteq fp, r8, lsr #15 │ │ │ │ │ + eoreq r9, r4, #64, 14 @ 0x1000000 │ │ │ │ │ @ instruction: 0x011b37b0 │ │ │ │ │ - eoreq r9, r4, #40, 14 @ 0xa00000 │ │ │ │ │ - tsteq fp, r8, asr #15 │ │ │ │ │ andle r3, r3, sp, lsl #22 │ │ │ │ │ + tsteq fp, r8, asr #15 │ │ │ │ │ + andle r0, r0, sl, lsl #1 │ │ │ │ │ tsteq fp, r0, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r0, lsl #23 │ │ │ │ │ + strdeq r3, [pc], r0 @ │ │ │ │ │ @ instruction: 0x011f9e90 │ │ │ │ │ - @ instruction: 0x011b37d0 │ │ │ │ │ - andle r0, r0, sl, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq r9, r4, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #15 │ │ │ │ │ + @ instruction: 0x011b37d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ │ + tsteq fp, r8, ror #15 │ │ │ │ │ + eoreq r9, r4, #136, 14 @ 0x2200000 │ │ │ │ │ @ instruction: 0x011b37f0 │ │ │ │ │ - eoreq r9, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ - @ instruction: 0x011b37f8 │ │ │ │ │ andle r0, sl, r5, asr r3 │ │ │ │ │ - tsteq fp, r0, lsl #16 │ │ │ │ │ + @ instruction: 0x011b37f8 │ │ │ │ │ andle r0, r0, r1, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq r9, r4, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r8 │ │ │ │ │ + tsteq fp, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #17 │ │ │ │ │ + tsteq fp, r0, ror r8 │ │ │ │ │ + tsteq fp, r8, lsl r8 │ │ │ │ │ + eoreq r9, r4, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ │ - eoreq r9, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ - tsteq fp, r8, ror #16 │ │ │ │ │ andle r3, r3, pc, asr #29 │ │ │ │ │ + tsteq fp, r8, ror #16 │ │ │ │ │ + andle r0, r0, r1, asr r0 │ │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, fp, r8, lsl r4 │ │ │ │ │ @ instruction: 0x011a24b8 │ │ │ │ │ @ instruction: 0x010fc6b8 │ │ │ │ │ tsteq pc, r8, lsr #29 │ │ │ │ │ tsteq fp, r8, ror #11 │ │ │ │ │ @@ -2581449,96 +2581221,96 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ │ tsteq pc, r8, lsr #29 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq lr, r8, r5, r2 │ │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ │ - andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq r9, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #17 │ │ │ │ │ tsteq fp, r0, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r5, r8, asr #10 │ │ │ │ │ tsteq pc, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b3890 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b38b8 │ │ │ │ │ + @ instruction: 0x011b38b0 │ │ │ │ │ + @ instruction: 0x011b3898 │ │ │ │ │ + eoreq r9, r4, #24, 16 @ 0x180000 │ │ │ │ │ tsteq fp, r0, lsr #17 │ │ │ │ │ - eoreq r9, r4, #0, 16 │ │ │ │ │ - tsteq fp, r8, lsr #17 │ │ │ │ │ andle r5, r6, r9, ror #28 │ │ │ │ │ - @ instruction: 0x011b38b0 │ │ │ │ │ + tsteq fp, r8, lsr #17 │ │ │ │ │ andle r0, r0, sl, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq r9, r4, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #17 │ │ │ │ │ + @ instruction: 0x011b38b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b38f8 │ │ │ │ │ + tsteq fp, r0, ror #17 │ │ │ │ │ + tsteq fp, r8, asr #17 │ │ │ │ │ + eoreq r9, r4, #96, 16 @ 0x600000 │ │ │ │ │ @ instruction: 0x011b38d0 │ │ │ │ │ - eoreq r9, r4, #72, 16 @ 0x480000 │ │ │ │ │ - @ instruction: 0x011b38d8 │ │ │ │ │ andle r2, r2, r5, asr #13 │ │ │ │ │ - tsteq fp, r0, ror #17 │ │ │ │ │ + @ instruction: 0x011b38d8 │ │ │ │ │ strhle r0, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq r9, r4, #120, 16 @ 0x780000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b38f8 │ │ │ │ │ @ instruction: 0x011b38f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, asr ip │ │ │ │ │ @ instruction: 0x011f9ed8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ │ - eoreq r9, r4, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq r9, r4, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ andle r4, r2, r4, lsl #9 │ │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ │ andle r0, r0, r2, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq r9, r4, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ - eoreq r9, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq r9, r4, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq fp, r8, asr #18 │ │ │ │ │ ldrdle fp, [r1], -r1 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ andle r0, r0, sl, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq r9, r4, #8, 18 @ 0x20000 │ │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r8, ror r7 @ │ │ │ │ │ @ instruction: 0x011f9ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3998 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ - eoreq r9, r4, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq r9, r4, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq fp, r8, lsl #19 │ │ │ │ │ andle sl, r8, sl, ror #13 │ │ │ │ │ @ instruction: 0x011b3990 │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq r9, r4, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ │ @ instruction: 0x011b39b0 │ │ │ │ │ - eoreq r9, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq r9, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ ldrdle sl, [r8], -r9 │ │ │ │ │ tsteq fp, r0, asr #19 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ @ instruction: 0x011b39d0 │ │ │ │ │ addeq r2, r0, r0, asr r3 │ │ │ │ │ ldrshteq ip, [sp], r8 │ │ │ │ │ @@ -2581546,15 +2581318,15 @@ │ │ │ │ │ @ instruction: 0x011b39d8 │ │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq fp, r8, ror #19 │ │ │ │ │ andle r0, r0, fp, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq r9, r4, #152, 18 @ 0x260000 │ │ │ │ │ @ instruction: 0x011b39f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ @@ -2581572,111 +2581344,111 @@ │ │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ │ - eoreq r9, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq r9, r4, #200, 18 @ 0x320000 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ mulle r7, ip, fp │ │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r5, r8, ror #16 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ tsteq fp, r8, ror sl │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq r9, r4, #224, 18 @ 0x380000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3ab0 │ │ │ │ │ @ instruction: 0x011b3a98 │ │ │ │ │ - eoreq r9, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq r9, r4, #16, 20 @ 0x10000 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ andle ip, r2, r7, ror #22 │ │ │ │ │ tsteq fp, r8, lsr #21 │ │ │ │ │ andle r0, r0, sl, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq r9, r4, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ tsteq fp, r8, asr #21 │ │ │ │ │ - eoreq r9, r4, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq r9, r4, #88, 20 @ 0x58000 │ │ │ │ │ tsteq fp, r0, ror #21 │ │ │ │ │ @ instruction: 0xd001efb0 │ │ │ │ │ @ instruction: 0x011b3ad8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r0, [r6], r0 │ │ │ │ │ tsteq pc, r0, asr pc @ │ │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ │ andle r0, r0, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq r9, r4, #112, 20 @ 0x70000 │ │ │ │ │ @ instruction: 0x011b3af8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r4, [r1], r0 │ │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #22 │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r8, [r8], r8 │ │ │ │ │ tsteq pc, r0, lsl #31 │ │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ │ - eoreq r9, r4, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq r9, r4, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ andle r5, r6, pc, asr sp │ │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq r9, r4, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ adcseq ip, r6, r8, lsr #25 │ │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ - eoreq r9, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq r9, r4, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ │ ldrdle r5, [pc], -sl │ │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ │ andle r0, r0, r2, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq r9, r4, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ @ instruction: 0x011b3b90 │ │ │ │ │ - eoreq r9, r4, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq r9, r4, #48, 22 @ 0xc000 │ │ │ │ │ @ instruction: 0x011b3b98 │ │ │ │ │ andle sp, r0, lr, asr #30 │ │ │ │ │ tsteq fp, r0, lsr #23 │ │ │ │ │ andle r0, r0, r2, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq r9, r4, #72, 22 @ 0x12000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #23 │ │ │ │ │ tsteq fp, r0, asr #23 │ │ │ │ │ - eoreq r9, r4, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq r9, r4, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq fp, r8, asr #23 │ │ │ │ │ andle r3, r1, r5, lsr r5 │ │ │ │ │ @ instruction: 0x011b3bd0 │ │ │ │ │ andle r0, r0, r6, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq r9, r4, #144, 22 @ 0x24000 │ │ │ │ │ tsteq fp, r0, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f9f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2581688,47 +2581460,47 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f9fb0 │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ - eoreq r9, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq r9, r4, #192, 22 @ 0x30000 │ │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r4, [ip], r8 @ │ │ │ │ │ @ instruction: 0x011b3bf8 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ andle r2, r1, r7, ror r6 │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq sl, pc, r0, ip @ │ │ │ │ │ + adceq sl, pc, r0, lsr #24 │ │ │ │ │ tsteq pc, r8, asr #31 │ │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ │ andle r0, r0, r1, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq r9, r4, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3c90 │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ - eoreq r9, r4, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq r9, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ andle lr, r0, r9, lsl #9 │ │ │ │ │ tsteq fp, r8, lsl #25 │ │ │ │ │ andle r0, r0, r8, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq r9, r4, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ - eoreq r9, r4, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq r9, r4, #80, 24 @ 0x5000 │ │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ │ andle ip, r7, sl, lsr #28 │ │ │ │ │ @ instruction: 0x011b3cb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ │ tsteq pc, r0, ror #31 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ @@ -2581746,37 +2581518,37 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r1, r3, r8, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ │ mulle r0, r9, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq r9, r4, #104, 24 @ 0x6800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ tsteq fp, r0, lsr #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r4, r5, r8, lsr #13 │ │ │ │ │ @ instruction: 0x011b3cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr sp │ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ │ - eoreq r9, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq r9, r4, #152, 24 @ 0x9800 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ andle lr, r8, r0, lsl #10 │ │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ │ andle r2, r0, r6, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq r9, r4, #176, 24 @ 0xb000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #27 │ │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ │ - eoreq r9, r4, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq r9, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq fp, r0, lsr #27 │ │ │ │ │ andle sp, r1, sl, asr r8 │ │ │ │ │ @ instruction: 0x011b3d98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011b3d90 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ @@ -2581786,45 +2581558,45 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #27 │ │ │ │ │ @ instruction: 0x01162798 │ │ │ │ │ cmpeq r0, r8 @ │ │ │ │ │ tsteq fp, r8, lsr #27 │ │ │ │ │ mulle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq r9, r4, #248, 24 @ 0xf800 │ │ │ │ │ @ instruction: 0x011b3db8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011641b0 │ │ │ │ │ cmpeq r0, r0, lsr #32 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3df0 │ │ │ │ │ @ instruction: 0x011b3dd8 │ │ │ │ │ - eoreq r9, r4, #16, 26 @ 0x400 │ │ │ │ │ + eoreq r9, r4, #40, 26 @ 0xa00 │ │ │ │ │ tsteq fp, r0, ror #27 │ │ │ │ │ andle r3, r4, r2, asr #6 │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ andle r0, r0, ip, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq r9, r4, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr lr │ │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ │ adcseq fp, r4, r8, ror #21 │ │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ │ - eoreq r9, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq r9, r4, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ mulle r4, ip, r3 │ │ │ │ │ tsteq fp, r0, lsr #28 │ │ │ │ │ @ instruction: 0xd00004b7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq r9, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r0 @ │ │ │ │ │ tsteq fp, r0, asr #25 │ │ │ │ │ hvceq 2264 @ 0x8d8 │ │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ │ @@ -2581836,495 +2581608,495 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3eb0 │ │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qdaddeq pc, r0, r0 @ │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ - eoreq r9, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq r9, r4, #184, 26 @ 0x2e00 │ │ │ │ │ @ instruction: 0x011b3e90 │ │ │ │ │ andle sl, sl, r8, asr sl │ │ │ │ │ tsteq fp, r8, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, ror #11 │ │ │ │ │ cmpeq r0, r8, rrx @ │ │ │ │ │ @ instruction: 0x011b3e98 │ │ │ │ │ andle r0, r0, r9, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r9, r4, #208, 26 @ 0x3400 │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, lsr #23 │ │ │ │ │ smlalbbeq pc, r0, r0, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3eb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3ef0 │ │ │ │ │ tsteq fp, r8, asr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, asr #4 │ │ │ │ │ swpbeq pc, r8, [r0] @ │ │ │ │ │ @ instruction: 0x011b3ed8 │ │ │ │ │ - eoreq r9, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq r9, r4, #0, 28 │ │ │ │ │ tsteq fp, r0, ror #29 │ │ │ │ │ andle r8, r9, lr, lsl #23 │ │ │ │ │ tsteq fp, r8, ror #29 │ │ │ │ │ andle r0, r0, r3, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #0, 28 │ │ │ │ │ + eoreq r9, r4, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ │ - eoreq r9, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq r9, r4, #72, 28 @ 0x480 │ │ │ │ │ tsteq fp, r0, lsl pc │ │ │ │ │ andle sl, r9, r1, asr #32 │ │ │ │ │ tsteq fp, r8, lsl pc │ │ │ │ │ andle r0, r0, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq r9, r4, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ │ tsteq fp, r8, lsr pc │ │ │ │ │ - eoreq r9, r4, #120, 28 @ 0x780 │ │ │ │ │ + eoreq r9, r4, #144, 28 @ 0x900 │ │ │ │ │ tsteq fp, r0, asr #30 │ │ │ │ │ andle fp, r8, r8, lsl #2 │ │ │ │ │ tsteq fp, r8, asr #30 │ │ │ │ │ andle r0, r0, fp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq r9, r4, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3f90 │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ - eoreq r9, r4, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq r9, r4, #216, 28 @ 0xd80 │ │ │ │ │ tsteq fp, r0, ror pc │ │ │ │ │ ldrdle r3, [r3], -ip │ │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ │ andle r0, r0, lr, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r9, r4, #240, 28 @ 0xf00 │ │ │ │ │ tsteq fp, r8, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r0, lsl sl │ │ │ │ │ strheq pc, [r0, #-0] @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b3f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #31 │ │ │ │ │ tsteq fp, r8, lsr #31 │ │ │ │ │ - eoreq r9, r4, #8, 30 │ │ │ │ │ + eoreq r9, r4, #32, 30 @ 0x80 │ │ │ │ │ @ instruction: 0x011b3fb0 │ │ │ │ │ andle r8, r2, pc, asr #26 │ │ │ │ │ @ instruction: 0x011b3fb8 │ │ │ │ │ andle r0, r0, r4, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq r9, r4, #56, 30 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ @ instruction: 0x011b3fd8 │ │ │ │ │ - eoreq r9, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq r9, r4, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq fp, r0, ror #31 │ │ │ │ │ andle r3, r3, r3, lsr sp │ │ │ │ │ tsteq fp, r8, ror #31 │ │ │ │ │ andle r0, r0, r5, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq r9, r4, #128, 30 @ 0x200 │ │ │ │ │ @ instruction: 0x011b3ff8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq pc, r0, r8, r0 @ │ │ │ │ │ - sbceq r8, r4, r0, lsl #23 │ │ │ │ │ + sbceq r0, r5, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ │ - eoreq r9, r4, #152, 30 @ 0x260 │ │ │ │ │ + eoreq r9, r4, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ │ andle r9, r2, sl, asr #22 │ │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ │ andle r0, r0, r1, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r9, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq r9, r4, #200, 30 @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ - eoreq r9, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq sl, r4, #8 │ │ │ │ │ tsteq fp, r8, asr r0 │ │ │ │ │ andle r9, r0, r4, ror #22 │ │ │ │ │ tsteq fp, r0, rrx │ │ │ │ │ andle r0, r0, r5, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #8 │ │ │ │ │ + eoreq sl, r4, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b4098 │ │ │ │ │ tsteq fp, r0, lsl #1 │ │ │ │ │ - eoreq sl, r4, #56 @ 0x38 │ │ │ │ │ + eoreq sl, r4, #80 @ 0x50 │ │ │ │ │ tsteq fp, r8, lsl #1 │ │ │ │ │ mulle r8, r8, r1 │ │ │ │ │ @ instruction: 0x011b4090 │ │ │ │ │ andle r0, r0, sp, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #80 @ 0x50 │ │ │ │ │ + eoreq sl, r4, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [fp, -r8] │ │ │ │ │ ldrheq r4, [fp, -r0] │ │ │ │ │ - eoreq sl, r4, #128 @ 0x80 │ │ │ │ │ + eoreq sl, r4, #152 @ 0x98 │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ andle r2, r3, r5, asr #24 │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r5, [ip], r8 @ │ │ │ │ │ smlaltteq pc, r0, r0, r0 @ │ │ │ │ │ ldrsbeq r4, [fp, -r0] │ │ │ │ │ mulle r0, r1, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #152 @ 0x98 │ │ │ │ │ + eoreq sl, r4, #176 @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ ldrsheq r4, [fp, -r0] │ │ │ │ │ - eoreq sl, r4, #200 @ 0xc8 │ │ │ │ │ + eoreq sl, r4, #224 @ 0xe0 │ │ │ │ │ ldrsheq r4, [fp, -r8] │ │ │ │ │ andle pc, r1, pc, lsl #29 │ │ │ │ │ tsteq fp, r0, lsl #2 │ │ │ │ │ andle r0, r0, sp, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq sl, r4, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ │ - eoreq sl, r4, #16, 2 │ │ │ │ │ + eoreq sl, r4, #40, 2 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ mulle pc, r5, r2 @ │ │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl sl │ │ │ │ │ strdeq pc, [r0, #-8] │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ @ instruction: 0xd00004bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #40, 2 │ │ │ │ │ + eoreq sl, r4, #64, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ │ - eoreq sl, r4, #88, 2 │ │ │ │ │ + eoreq sl, r4, #112, 2 │ │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ │ andle r1, sl, sl, lsl #12 │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ andle r2, r0, r9, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #112, 2 │ │ │ │ │ + eoreq sl, r4, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #3 │ │ │ │ │ @ instruction: 0x011b4190 │ │ │ │ │ - eoreq sl, r4, #160, 2 @ 0x28 │ │ │ │ │ + eoreq sl, r4, #184, 2 @ 0x2e │ │ │ │ │ tsteq fp, r8, lsr #3 │ │ │ │ │ andle fp, r8, sl, asr r5 │ │ │ │ │ tsteq fp, r0, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r4, pc, r0, ror lr @ │ │ │ │ │ cmpeq r0, r0, lsl r1 @ │ │ │ │ │ @ instruction: 0x011b41b0 │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq sl, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq fp, r0, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b41d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b41f8 │ │ │ │ │ tsteq fp, r0, ror #3 │ │ │ │ │ - eoreq sl, r4, #232, 2 @ 0x3a │ │ │ │ │ + eoreq sl, r4, #0, 4 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ andle lr, r0, sl, lsl #9 │ │ │ │ │ @ instruction: 0x011b41f0 │ │ │ │ │ andle r0, r0, r7, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #0, 4 │ │ │ │ │ + eoreq sl, r4, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ │ - eoreq sl, r4, #48, 4 │ │ │ │ │ + eoreq sl, r4, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ andle r0, r1, r1, lsr #28 │ │ │ │ │ tsteq fp, r0, lsr #4 │ │ │ │ │ andle r0, r0, r2, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq sl, r4, #96, 4 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr #2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #5 │ │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr r1 @ │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ - eoreq sl, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq sl, r4, #144, 4 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ andle sl, r4, r6, asr #20 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 3856 @ 0xf10 │ │ │ │ │ tsteq fp, r0, lsl #5 │ │ │ │ │ mulle r0, fp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #144, 4 │ │ │ │ │ + eoreq sl, r4, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b4290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b42b8 │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ - eoreq sl, r4, #192, 4 │ │ │ │ │ + eoreq sl, r4, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq fp, r8, lsr #5 │ │ │ │ │ andle r1, fp, r1, lsl #30 │ │ │ │ │ @ instruction: 0x011b42b0 │ │ │ │ │ andle r0, r0, r1, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq sl, r4, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b42f8 │ │ │ │ │ @ instruction: 0x011b42d0 │ │ │ │ │ - eoreq sl, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq sl, r4, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq fp, r8, ror #5 │ │ │ │ │ andle r2, fp, r7, ror #2 │ │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, asr #29 │ │ │ │ │ + umlalseq r9, r5, r0, lr │ │ │ │ │ smlaltbeq pc, r0, r0, r1 @ │ │ │ │ │ @ instruction: 0x011b42f0 │ │ │ │ │ andle r0, r0, r2, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq sl, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r3 │ │ │ │ │ + tsteq fp, r8, lsr #6 │ │ │ │ │ + tsteq fp, r0, lsl r3 │ │ │ │ │ + eoreq sl, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ - eoreq sl, r4, #80, 6 @ 0x40000001 │ │ │ │ │ - tsteq fp, r0, lsr #6 │ │ │ │ │ andle lr, sp, r2, asr #3 │ │ │ │ │ - tsteq fp, r8, lsr #6 │ │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ │ andle r0, r0, sl, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq sl, r4, #128, 6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r3 │ │ │ │ │ + tsteq fp, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r3 │ │ │ │ │ + tsteq fp, r8, ror #6 │ │ │ │ │ + tsteq fp, r0, asr #6 │ │ │ │ │ + eoreq sl, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq fp, r8, asr r3 │ │ │ │ │ - eoreq sl, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + strdle r1, [sp], -sp │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r0, asr #3 │ │ │ │ │ strheq pc, [r0, #-24] @ 0xffffffe8 @ │ │ │ │ │ tsteq fp, r0, ror #6 │ │ │ │ │ - strdle r1, [sp], -sp │ │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ │ andle r0, r0, r3, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq sl, r4, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r3 │ │ │ │ │ + tsteq fp, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #7 │ │ │ │ │ + @ instruction: 0x011b4398 │ │ │ │ │ + tsteq fp, r0, lsl #7 │ │ │ │ │ + eoreq sl, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ - eoreq sl, r4, #224, 6 @ 0x80000003 │ │ │ │ │ - @ instruction: 0x011b4390 │ │ │ │ │ andle ip, sp, lr, ror #5 │ │ │ │ │ - @ instruction: 0x011b4398 │ │ │ │ │ + @ instruction: 0x011b4390 │ │ │ │ │ andle r0, r0, r5, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq sl, r4, #16, 8 @ 0x10000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #7 │ │ │ │ │ + tsteq fp, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b43f0 │ │ │ │ │ + tsteq fp, r8, ror #7 │ │ │ │ │ + tsteq fp, r0, asr #7 │ │ │ │ │ + eoreq sl, r4, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0x011afed8 │ │ │ │ │ tsteq fp, r8, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ @ instruction: 0x011b43d8 │ │ │ │ │ - eoreq sl, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + andle sl, ip, r8, asr pc │ │ │ │ │ @ instruction: 0x011b43d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r7, r0, lsr #23 │ │ │ │ │ ldrdeq pc, [r0, #-16] │ │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ │ - andle sl, ip, r8, asr pc │ │ │ │ │ - tsteq fp, r8, ror #7 │ │ │ │ │ andle r0, r0, sl, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq sl, r4, #88, 8 @ 0x58000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b43f8 │ │ │ │ │ + @ instruction: 0x011b43f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #8 │ │ │ │ │ + tsteq fp, r8, lsl r4 │ │ │ │ │ + tsteq fp, r0, lsl #8 │ │ │ │ │ + eoreq sl, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ │ - eoreq sl, r4, #112, 8 @ 0x70000000 │ │ │ │ │ - tsteq fp, r0, lsl r4 │ │ │ │ │ andle r2, sp, fp, ror #28 │ │ │ │ │ - tsteq fp, r8, lsl r4 │ │ │ │ │ + tsteq fp, r0, lsl r4 │ │ │ │ │ andle r0, r0, fp, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq sl, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #8 │ │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #8 │ │ │ │ │ + tsteq fp, r8, asr r4 │ │ │ │ │ + tsteq fp, r0, lsr r4 │ │ │ │ │ + eoreq sl, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ │ - eoreq sl, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + andle r0, lr, r7, lsr r5 │ │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq lr, [r5], r0 │ │ │ │ │ smlaltteq pc, r0, r8, r1 @ │ │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ │ - andle r0, lr, r7, lsr r5 │ │ │ │ │ - tsteq fp, r8, asr r4 │ │ │ │ │ @ instruction: 0xd00001b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq sl, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #8 │ │ │ │ │ + tsteq fp, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4490 │ │ │ │ │ + tsteq fp, r8, lsl #9 │ │ │ │ │ + tsteq fp, r0, ror r4 │ │ │ │ │ + eoreq sl, r4, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ │ - eoreq sl, r4, #0, 10 │ │ │ │ │ - tsteq fp, r0, lsl #9 │ │ │ │ │ ldrdle lr, [ip], -r5 │ │ │ │ │ - tsteq fp, r8, lsl #9 │ │ │ │ │ + tsteq fp, r0, lsl #9 │ │ │ │ │ andle r0, r0, r1, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq sl, r4, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4498 │ │ │ │ │ + @ instruction: 0x011b4490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b44d0 │ │ │ │ │ + tsteq fp, r8, asr #9 │ │ │ │ │ + tsteq fp, r0, lsr #9 │ │ │ │ │ + eoreq sl, r4, #96, 10 @ 0x18000000 │ │ │ │ │ @ instruction: 0x011b44b8 │ │ │ │ │ - eoreq sl, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + mulle ip, sp, r4 │ │ │ │ │ @ instruction: 0x011b44b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ │ mrseq pc, (UNDEF: 96) @ │ │ │ │ │ tsteq fp, r0, asr #9 │ │ │ │ │ - mulle ip, sp, r4 │ │ │ │ │ - tsteq fp, r8, asr #9 │ │ │ │ │ andle r0, r0, r8, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq sl, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b44d8 │ │ │ │ │ + @ instruction: 0x011b44d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x011b44f8 │ │ │ │ │ + tsteq fp, r0, ror #9 │ │ │ │ │ + eoreq sl, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq fp, r8, ror #9 │ │ │ │ │ - eoreq sl, r4, #144, 10 @ 0x24000000 │ │ │ │ │ - @ instruction: 0x011b44f0 │ │ │ │ │ andle r0, sp, r9, lsr #28 │ │ │ │ │ - @ instruction: 0x011b44f8 │ │ │ │ │ + @ instruction: 0x011b44f0 │ │ │ │ │ andle r0, r0, r3, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq sl, r4, #192, 10 @ 0x30000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #10 │ │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #10 │ │ │ │ │ + tsteq fp, r8, lsr r5 │ │ │ │ │ + tsteq fp, r0, lsl r5 │ │ │ │ │ + eoreq sl, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq fp, r8, lsr #10 │ │ │ │ │ - eoreq sl, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + andle fp, sp, lr, lsl #7 │ │ │ │ │ tsteq fp, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r2 @ │ │ │ │ │ tsteq fp, r0, lsr r5 │ │ │ │ │ - andle fp, sp, lr, lsl #7 │ │ │ │ │ - tsteq fp, r8, lsr r5 │ │ │ │ │ ldrdle r0, [r0], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq sl, r4, #8, 12 @ 0x800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #10 │ │ │ │ │ + tsteq fp, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r5 │ │ │ │ │ + tsteq fp, r8, ror #10 │ │ │ │ │ + tsteq fp, r0, asr r5 │ │ │ │ │ + eoreq sl, r4, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ - eoreq sl, r4, #32, 12 @ 0x2000000 │ │ │ │ │ - tsteq fp, r0, ror #10 │ │ │ │ │ andle pc, sp, sl, lsr #9 │ │ │ │ │ - tsteq fp, r8, ror #10 │ │ │ │ │ + tsteq fp, r0, ror #10 │ │ │ │ │ andle r0, r0, sl, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq sl, r4, #80, 12 @ 0x5000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r5 │ │ │ │ │ + tsteq fp, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b45b0 │ │ │ │ │ + tsteq fp, r8, lsr #11 │ │ │ │ │ + tsteq fp, r0, lsl #11 │ │ │ │ │ + eoreq sl, r4, #128, 12 @ 0x8000000 │ │ │ │ │ @ instruction: 0x011b4598 │ │ │ │ │ - eoreq sl, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + andle r9, sp, lr, ror #28 │ │ │ │ │ @ instruction: 0x011b4590 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq pc, r0, r0, pc @ │ │ │ │ │ cmpeq r0, r0, ror #4 @ │ │ │ │ │ tsteq fp, r0, lsr #11 │ │ │ │ │ - andle r9, sp, lr, ror #28 │ │ │ │ │ - tsteq fp, r8, lsr #11 │ │ │ │ │ andle r0, r0, r6, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq sl, r4, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b45b8 │ │ │ │ │ + @ instruction: 0x011b45b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #11 │ │ │ │ │ + @ instruction: 0x011b45d8 │ │ │ │ │ + tsteq fp, r0, asr #11 │ │ │ │ │ + eoreq sl, r4, #200, 12 @ 0xc800000 │ │ │ │ │ tsteq fp, r8, asr #11 │ │ │ │ │ - eoreq sl, r4, #176, 12 @ 0xb000000 │ │ │ │ │ - @ instruction: 0x011b45d0 │ │ │ │ │ ldrdle r1, [lr], -r5 │ │ │ │ │ - @ instruction: 0x011b45d8 │ │ │ │ │ + @ instruction: 0x011b45d0 │ │ │ │ │ andle r0, r0, sl, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq sl, r4, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #11 │ │ │ │ │ + tsteq fp, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #14 │ │ │ │ │ + tsteq fp, r8, lsr r7 │ │ │ │ │ + @ instruction: 0x011b45f0 │ │ │ │ │ + eoreq sl, r4, #16, 14 @ 0x400000 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ - eoreq sl, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + andle r8, sp, r0, ror r8 │ │ │ │ │ tsteq fp, r0, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq fp, r0, r8, pc @ │ │ │ │ │ hvceq 3880 @ 0xf28 │ │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ │ sbceq sl, r0, r8, lsr #31 │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ @@ -2582394,243 +2582166,243 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsl #6 │ │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r0, lsr r7 │ │ │ │ │ - andle r8, sp, r0, ror r8 │ │ │ │ │ - tsteq fp, r8, lsr r7 │ │ │ │ │ andle r0, r0, r5, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq sl, r4, #40, 14 @ 0xa00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #14 │ │ │ │ │ + tsteq fp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r7 │ │ │ │ │ + tsteq fp, r8, ror #14 │ │ │ │ │ + tsteq fp, r0, asr r7 │ │ │ │ │ + eoreq sl, r4, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ - eoreq sl, r4, #64, 14 @ 0x1000000 │ │ │ │ │ - tsteq fp, r0, ror #14 │ │ │ │ │ andle r3, sp, r9, asr #29 │ │ │ │ │ - tsteq fp, r8, ror #14 │ │ │ │ │ + tsteq fp, r0, ror #14 │ │ │ │ │ andle r0, r0, pc, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq sl, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r7 │ │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #15 │ │ │ │ │ + @ instruction: 0x011b4798 │ │ │ │ │ + tsteq fp, r0, lsl #15 │ │ │ │ │ + eoreq sl, r4, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq fp, r8, lsl #15 │ │ │ │ │ - eoreq sl, r4, #136, 14 @ 0x2200000 │ │ │ │ │ - @ instruction: 0x011b4790 │ │ │ │ │ andle pc, ip, r2, lsr #26 │ │ │ │ │ - @ instruction: 0x011b4798 │ │ │ │ │ + @ instruction: 0x011b4790 │ │ │ │ │ andle r0, r0, r6, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq sl, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #15 │ │ │ │ │ + tsteq fp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b47d0 │ │ │ │ │ + tsteq fp, r8, asr #15 │ │ │ │ │ + @ instruction: 0x011b47b0 │ │ │ │ │ + eoreq sl, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ @ instruction: 0x011b47b8 │ │ │ │ │ - eoreq sl, r4, #208, 14 @ 0x3400000 │ │ │ │ │ - tsteq fp, r0, asr #15 │ │ │ │ │ andle r3, lr, fp, lsr #1 │ │ │ │ │ - tsteq fp, r8, asr #15 │ │ │ │ │ + tsteq fp, r0, asr #15 │ │ │ │ │ andle r0, r0, r1, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq sl, r4, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b47d8 │ │ │ │ │ + @ instruction: 0x011b47d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r8 │ │ │ │ │ + tsteq fp, r8, lsl #16 │ │ │ │ │ + tsteq fp, r0, ror #15 │ │ │ │ │ + eoreq sl, r4, #48, 16 @ 0x300000 │ │ │ │ │ @ instruction: 0x011b47f8 │ │ │ │ │ - eoreq sl, r4, #24, 16 @ 0x180000 │ │ │ │ │ + andle ip, ip, r1, lsl #5 │ │ │ │ │ @ instruction: 0x011b47f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140f290 │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ - andle ip, ip, r1, lsl #5 │ │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ │ andle r0, r0, r1, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq sl, r4, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r8 │ │ │ │ │ + tsteq fp, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #16 │ │ │ │ │ + tsteq fp, r8, lsr r8 │ │ │ │ │ + tsteq fp, r0, lsr #16 │ │ │ │ │ + eoreq sl, r4, #120, 16 @ 0x780000 │ │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ │ - eoreq sl, r4, #96, 16 @ 0x600000 │ │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ │ andle r8, ip, r9, ror lr │ │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00002bd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq sl, r4, #144, 16 @ 0x900000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #16 │ │ │ │ │ + tsteq fp, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4890 │ │ │ │ │ + tsteq fp, r8, lsl #17 │ │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ │ + eoreq sl, r4, #192, 16 @ 0xc00000 │ │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ │ - eoreq sl, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + andle r5, ip, ip, lsr sp │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq pc, r0, r8, r2 @ │ │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ │ - andle r5, ip, ip, lsr sp │ │ │ │ │ - tsteq fp, r8, lsl #17 │ │ │ │ │ andle r0, r0, r4, lsr #2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r4, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq fp, r0, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r6, r8, lsr #21 │ │ │ │ │ smlalbteq pc, r0, r0, r2 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #192, 16 @ 0xc00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4898 │ │ │ │ │ + @ instruction: 0x011b4890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b48b8 │ │ │ │ │ + tsteq fp, r0, lsr #17 │ │ │ │ │ + eoreq sl, r4, #8, 18 @ 0x20000 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ - eoreq sl, r4, #240, 16 @ 0xf00000 │ │ │ │ │ - @ instruction: 0x011b48b0 │ │ │ │ │ ldrdle r4, [sp], -r7 │ │ │ │ │ - tsteq fp, r0, asr #17 │ │ │ │ │ + @ instruction: 0x011b48b0 │ │ │ │ │ andle r0, r0, lr, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq sl, r4, #32, 18 @ 0x80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b48d0 │ │ │ │ │ + tsteq fp, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #18 │ │ │ │ │ - tsteq fp, r0, ror #17 │ │ │ │ │ - eoreq sl, r4, #56, 18 @ 0xe0000 │ │ │ │ │ @ instruction: 0x011b48f8 │ │ │ │ │ + @ instruction: 0x011b48d0 │ │ │ │ │ + eoreq sl, r4, #80, 18 @ 0x140000 │ │ │ │ │ + @ instruction: 0x011b48d8 │ │ │ │ │ andle sp, sp, r5, ror r2 │ │ │ │ │ + tsteq fp, r0, ror #17 │ │ │ │ │ + andle r0, r0, lr, ror #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x011b48f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r5, pc, r0, r1 @ │ │ │ │ │ ldrdeq pc, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ - tsteq fp, r0, lsl #18 │ │ │ │ │ - andle r0, r0, lr, ror #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r9 │ │ │ │ │ + tsteq fp, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r9 │ │ │ │ │ - tsteq fp, r0, lsr #18 │ │ │ │ │ - eoreq sl, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ + tsteq fp, r0, lsl r9 │ │ │ │ │ + eoreq sl, r4, #152, 18 @ 0x260000 │ │ │ │ │ + tsteq fp, r8, lsl r9 │ │ │ │ │ andle r7, sp, r9, lsr #32 │ │ │ │ │ - tsteq fp, r0, lsr r9 │ │ │ │ │ + tsteq fp, r0, lsr #18 │ │ │ │ │ andle r0, r0, r9, asr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq sl, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #18 │ │ │ │ │ + tsteq fp, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b49b0 │ │ │ │ │ - tsteq fp, r0, asr r9 │ │ │ │ │ - eoreq sl, r4, #200, 18 @ 0x320000 │ │ │ │ │ @ instruction: 0x011b4990 │ │ │ │ │ + tsteq fp, r0, asr #18 │ │ │ │ │ + eoreq sl, r4, #224, 18 @ 0x380000 │ │ │ │ │ + tsteq fp, r8, asr #18 │ │ │ │ │ andle r6, ip, r4, ror #28 │ │ │ │ │ + tsteq fp, r0, asr r9 │ │ │ │ │ + andle r0, r0, r1, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ strdeq pc, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ ldrsheq lr, [r6, #-48] @ 0xffffffd0 │ │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ strdeq pc, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ tsteq fp, r8, lsl #19 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b4998 │ │ │ │ │ - andle r0, r0, r1, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #224, 18 @ 0x380000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror #19 │ │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, ror r2 │ │ │ │ │ cmpeq r0, r8, lsl #6 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b49b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b49f0 │ │ │ │ │ + eoreq sl, r4, #40, 20 @ 0x28000 │ │ │ │ │ + @ instruction: 0x011b49d0 │ │ │ │ │ + @ instruction: 0xd00d5bb9 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, lr, r8, asr r8 │ │ │ │ │ cmpeq r0, r0, lsr #6 @ │ │ │ │ │ @ instruction: 0x011b49d8 │ │ │ │ │ - eoreq sl, r4, #16, 20 @ 0x10000 │ │ │ │ │ - tsteq fp, r0, ror #19 │ │ │ │ │ - @ instruction: 0xd00d5bb9 │ │ │ │ │ - tsteq fp, r8, ror #19 │ │ │ │ │ andle r0, r0, r6, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq sl, r4, #64, 20 @ 0x40000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b49f8 │ │ │ │ │ + tsteq fp, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #20 │ │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ │ - eoreq sl, r4, #88, 20 @ 0x58000 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ + @ instruction: 0x011b49f8 │ │ │ │ │ + eoreq sl, r4, #112, 20 @ 0x70000 │ │ │ │ │ + tsteq fp, r0, lsl #20 │ │ │ │ │ mulle r0, ip, ip │ │ │ │ │ - tsteq fp, r8, lsl sl │ │ │ │ │ + tsteq fp, r8, lsl #20 │ │ │ │ │ ldrdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq sl, r4, #136, 20 @ 0x88000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #20 │ │ │ │ │ + tsteq fp, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror sl │ │ │ │ │ + tsteq fp, r0, ror #20 │ │ │ │ │ + tsteq fp, r8, lsr #20 │ │ │ │ │ + eoreq sl, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + tsteq fp, r0, asr #20 │ │ │ │ │ + andsle r4, r0, fp, lsr #16 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr r3 @ │ │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ │ - eoreq sl, r4, #160, 20 @ 0xa0000 │ │ │ │ │ - tsteq fp, r0, ror #20 │ │ │ │ │ - andsle r4, r0, fp, lsr #16 │ │ │ │ │ + andle r0, r0, lr, lsl r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r4, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r3 @ │ │ │ │ │ - tsteq fp, r8, ror #20 │ │ │ │ │ - andle r0, r0, lr, lsl r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror sl │ │ │ │ │ + tsteq fp, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #21 │ │ │ │ │ - tsteq fp, r8, lsl #21 │ │ │ │ │ - eoreq sl, r4, #232, 20 @ 0xe8000 │ │ │ │ │ @ instruction: 0x011b4a90 │ │ │ │ │ + tsteq fp, r8, ror sl │ │ │ │ │ + eoreq sl, r4, #0, 22 │ │ │ │ │ + tsteq fp, r0, lsl #21 │ │ │ │ │ andle lr, r0, lr, ror r5 │ │ │ │ │ - @ instruction: 0x011b4a98 │ │ │ │ │ + tsteq fp, r8, lsl #21 │ │ │ │ │ andle r0, r0, r3, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #0, 22 │ │ │ │ │ + eoreq sl, r4, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #21 │ │ │ │ │ + @ instruction: 0x011b4a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl ip │ │ │ │ │ - @ instruction: 0x011b4ab8 │ │ │ │ │ - eoreq sl, r4, #48, 22 @ 0xc000 │ │ │ │ │ @ instruction: 0x011b4bf0 │ │ │ │ │ + tsteq fp, r8, lsr #21 │ │ │ │ │ + eoreq sl, r4, #72, 22 @ 0x12000 │ │ │ │ │ + @ instruction: 0x011b4ab0 │ │ │ │ │ andle lr, r0, sl, asr #13 │ │ │ │ │ + @ instruction: 0x011b4ab8 │ │ │ │ │ + andle r0, r0, r5, lsr r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r4, #96, 22 @ 0x18000 │ │ │ │ │ tsteq fp, r8, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, lsr #28 │ │ │ │ │ cmpeq r0, r8, ror #6 @ │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ sbceq r7, r0, r0, ror #14 │ │ │ │ │ tsteq fp, r0, ror #21 │ │ │ │ │ @@ -2582699,320 +2582471,320 @@ │ │ │ │ │ ldrdeq r0, [r3], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r8, [r1, #-8] │ │ │ │ │ tsteq fp, r8, ror #23 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b4bf8 │ │ │ │ │ - andle r0, r0, r5, lsr r5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #72, 22 @ 0x12000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr ip │ │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r4, r8, lsr r7 │ │ │ │ │ smlalbbeq pc, r0, r0, r3 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror ip │ │ │ │ │ + eoreq sl, r4, #144, 22 @ 0x24000 │ │ │ │ │ + tsteq fp, r0, lsr ip │ │ │ │ │ + andle r3, r4, r7, ror #17 │ │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, ror r2 │ │ │ │ │ + ldrsbteq r5, [r5], r8 │ │ │ │ │ @ instruction: 0x0140f398 │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ - eoreq sl, r4, #120, 22 @ 0x1e000 │ │ │ │ │ - tsteq fp, r0, asr ip │ │ │ │ │ - andle r3, r4, r7, ror #17 │ │ │ │ │ + andle r0, r0, ip, ror r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r5, [r5], r8 │ │ │ │ │ strheq pc, [r0, #-48] @ 0xffffffd0 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ │ - andle r0, r0, ip, ror r1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #144, 22 @ 0x24000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b4cb0 │ │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r5, r0, lsl fp │ │ │ │ │ smlalbteq pc, r0, r8, r3 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4cd0 │ │ │ │ │ + eoreq sl, r4, #216, 22 @ 0x36000 │ │ │ │ │ + @ instruction: 0x011b4c90 │ │ │ │ │ + andle r1, r4, r4, ror #16 │ │ │ │ │ tsteq fp, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r0, [r6], r0 │ │ │ │ │ cmpeq r0, r0, lsl r4 @ │ │ │ │ │ @ instruction: 0x011b4c98 │ │ │ │ │ - eoreq sl, r4, #192, 22 @ 0x30000 │ │ │ │ │ - @ instruction: 0x011b4cb0 │ │ │ │ │ - andle r1, r4, r4, ror #16 │ │ │ │ │ + andle r0, r0, r3, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sl, r4, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, asr #32 │ │ │ │ │ + adcseq r2, r6, r0, lsl r0 │ │ │ │ │ cmpeq r0, r8, lsr #8 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b4cb8 │ │ │ │ │ - andle r0, r0, r3, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #216, 22 @ 0x36000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b4cd0 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r6, r0, ror #11 │ │ │ │ │ cmpeq r0, r0, asr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4cd8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x011b4cf8 │ │ │ │ │ + tsteq fp, r0, ror #25 │ │ │ │ │ + eoreq sl, r4, #32, 24 @ 0x2000 │ │ │ │ │ tsteq fp, r8, ror #25 │ │ │ │ │ - eoreq sl, r4, #8, 24 @ 0x800 │ │ │ │ │ - @ instruction: 0x011b4cf0 │ │ │ │ │ andle r4, r7, fp, ror r4 │ │ │ │ │ - @ instruction: 0x011b4cf8 │ │ │ │ │ + @ instruction: 0x011b4cf0 │ │ │ │ │ andle r0, r0, lr, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq sl, r4, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ │ + tsteq fp, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #26 │ │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ │ + tsteq fp, r0, lsl sp │ │ │ │ │ + eoreq sl, r4, #104, 24 @ 0x6800 │ │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ │ - eoreq sl, r4, #80, 24 @ 0x5000 │ │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ │ andle sp, r2, r3, ror #17 │ │ │ │ │ - tsteq fp, r8, lsr #26 │ │ │ │ │ + tsteq fp, r0, lsr #26 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq sl, r4, #128, 24 @ 0x8000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #26 │ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ │ + tsteq fp, r8, ror #26 │ │ │ │ │ + tsteq fp, r0, asr sp │ │ │ │ │ + eoreq sl, r4, #176, 24 @ 0xb000 │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ - eoreq sl, r4, #152, 24 @ 0x9800 │ │ │ │ │ - tsteq fp, r0, ror #26 │ │ │ │ │ andle sp, r2, pc, lsr #24 │ │ │ │ │ - tsteq fp, r8, ror #26 │ │ │ │ │ + tsteq fp, r0, ror #26 │ │ │ │ │ andle r0, r0, fp, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq sl, r4, #200, 24 @ 0xc800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror sp │ │ │ │ │ + tsteq fp, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4db0 │ │ │ │ │ + @ instruction: 0x011b4d98 │ │ │ │ │ + tsteq fp, r0, lsl #27 │ │ │ │ │ + eoreq sl, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ - eoreq sl, r4, #224, 24 @ 0xe000 │ │ │ │ │ - @ instruction: 0x011b4d90 │ │ │ │ │ andle fp, r2, sl, asr #7 │ │ │ │ │ - @ instruction: 0x011b4d98 │ │ │ │ │ + @ instruction: 0x011b4d90 │ │ │ │ │ andle r0, r0, r5, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq sl, r4, #16, 26 @ 0x400 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b4db0 │ │ │ │ │ tsteq fp, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 3904 @ 0xf40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4db8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl lr │ │ │ │ │ + @ instruction: 0x011b4df8 │ │ │ │ │ + @ instruction: 0x011b4dd0 │ │ │ │ │ + eoreq sl, r4, #64, 26 @ 0x1000 │ │ │ │ │ tsteq fp, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, ip, r8, ror #3 │ │ │ │ │ smlalbbeq pc, r0, r8, r4 @ │ │ │ │ │ @ instruction: 0x011b4dd8 │ │ │ │ │ - eoreq sl, r4, #40, 26 @ 0xa00 │ │ │ │ │ - @ instruction: 0x011b4df0 │ │ │ │ │ andle sl, r2, pc, lsl #23 │ │ │ │ │ + @ instruction: 0x011b4df0 │ │ │ │ │ + andle r0, r0, r0, lsl #1 │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r5, r8, asr r1 │ │ │ │ │ smlaltbeq pc, r0, r0, r4 @ │ │ │ │ │ - @ instruction: 0x011b4df8 │ │ │ │ │ - andle r0, r0, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq sl, r4, #88, 26 @ 0x1600 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl lr │ │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r8, r1, fp │ │ │ │ │ strheq pc, [r0, #-72] @ 0xffffffb8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl lr │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #28 │ │ │ │ │ + tsteq fp, r8, lsr lr │ │ │ │ │ + tsteq fp, r0, lsr #28 │ │ │ │ │ + eoreq sl, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq fp, r8, lsr #28 │ │ │ │ │ - eoreq sl, r4, #112, 26 @ 0x1c00 │ │ │ │ │ - tsteq fp, r0, lsr lr │ │ │ │ │ andle sl, r2, r4, lsl ip │ │ │ │ │ - tsteq fp, r8, lsr lr │ │ │ │ │ + tsteq fp, r0, lsr lr │ │ │ │ │ andle r0, r0, r5, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq sl, r4, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #28 │ │ │ │ │ + tsteq fp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #29 │ │ │ │ │ + tsteq fp, r8, ror #28 │ │ │ │ │ + tsteq fp, r0, asr lr │ │ │ │ │ + eoreq sl, r4, #208, 26 @ 0x3400 │ │ │ │ │ tsteq fp, r8, asr lr │ │ │ │ │ - eoreq sl, r4, #184, 26 @ 0x2e00 │ │ │ │ │ - tsteq fp, r0, ror #28 │ │ │ │ │ andle sl, r2, sl, ror ip │ │ │ │ │ - tsteq fp, r8, ror #28 │ │ │ │ │ + tsteq fp, r0, ror #28 │ │ │ │ │ mulle r0, pc, r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq sl, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl #29 │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [r0, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #29 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011b4eb8 │ │ │ │ │ + tsteq fp, r0, lsr #29 │ │ │ │ │ + eoreq sl, r4, #24, 28 @ 0x180 │ │ │ │ │ @ instruction: 0x011b4e98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r6, r8, asr #23 │ │ │ │ │ smlaltteq pc, r0, r8, r4 @ │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ - eoreq sl, r4, #0, 28 │ │ │ │ │ - @ instruction: 0x011b4eb0 │ │ │ │ │ andle sl, r2, sl, lsl lr │ │ │ │ │ - @ instruction: 0x011b4eb8 │ │ │ │ │ + @ instruction: 0x011b4eb0 │ │ │ │ │ andle r0, r0, fp, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #24, 28 @ 0x180 │ │ │ │ │ + eoreq sl, r4, #48, 28 @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #29 │ │ │ │ │ + tsteq fp, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4ef0 │ │ │ │ │ + tsteq fp, r8, ror #29 │ │ │ │ │ + @ instruction: 0x011b4ed0 │ │ │ │ │ + eoreq sl, r4, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x011b4ed8 │ │ │ │ │ - eoreq sl, r4, #72, 28 @ 0x480 │ │ │ │ │ - tsteq fp, r0, ror #29 │ │ │ │ │ andle sl, r2, r6, lsr pc │ │ │ │ │ - tsteq fp, r8, ror #29 │ │ │ │ │ + tsteq fp, r0, ror #29 │ │ │ │ │ andle r0, r0, r2, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #96, 28 @ 0x600 │ │ │ │ │ + eoreq sl, r4, #120, 28 @ 0x780 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4ef8 │ │ │ │ │ + @ instruction: 0x011b4ef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr pc │ │ │ │ │ + tsteq fp, r8, lsr pc │ │ │ │ │ + tsteq fp, r0, lsl pc │ │ │ │ │ + eoreq sl, r4, #168, 28 @ 0xa80 │ │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r1, [r6], r8 │ │ │ │ │ cmpeq r0, r0, lsl #10 @ │ │ │ │ │ tsteq fp, r8, lsl pc │ │ │ │ │ - eoreq sl, r4, #144, 28 @ 0x900 │ │ │ │ │ - tsteq fp, r0, lsr pc │ │ │ │ │ andle fp, r2, r9, ror #2 │ │ │ │ │ + tsteq fp, r0, lsr pc │ │ │ │ │ + andle r0, r0, lr, ror r1 │ │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r8, lr, r0, asr #9 │ │ │ │ │ + umlaleq r8, lr, r0, r4 │ │ │ │ │ cmpeq r0, r8, lsl r5 @ │ │ │ │ │ - tsteq fp, r8, lsr pc │ │ │ │ │ - andle r0, r0, lr, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq sl, r4, #192, 28 @ 0xc00 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr pc │ │ │ │ │ tsteq fp, r8, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ │ cmpeq r0, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4f90 │ │ │ │ │ + tsteq fp, r8, lsl #31 │ │ │ │ │ + tsteq fp, r0, ror pc │ │ │ │ │ + eoreq sl, r4, #240, 28 @ 0xf00 │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r6, r0, ror #19 │ │ │ │ │ cmpeq r0, r8, asr #10 @ │ │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ │ - eoreq sl, r4, #216, 28 @ 0xd80 │ │ │ │ │ - tsteq fp, r0, lsl #31 │ │ │ │ │ andle sp, r2, r1, asr #22 │ │ │ │ │ - tsteq fp, r8, lsl #31 │ │ │ │ │ + tsteq fp, r0, lsl #31 │ │ │ │ │ andle r0, r0, r9, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq sl, r4, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4f98 │ │ │ │ │ + @ instruction: 0x011b4f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #31 │ │ │ │ │ + @ instruction: 0x011b4fb8 │ │ │ │ │ + tsteq fp, r0, lsr #31 │ │ │ │ │ + eoreq sl, r4, #56, 30 @ 0xe0 │ │ │ │ │ tsteq fp, r8, lsr #31 │ │ │ │ │ - eoreq sl, r4, #32, 30 @ 0x80 │ │ │ │ │ - @ instruction: 0x011b4fb0 │ │ │ │ │ andle sp, r2, r4, lsr #17 │ │ │ │ │ - @ instruction: 0x011b4fb8 │ │ │ │ │ + @ instruction: 0x011b4fb0 │ │ │ │ │ andle r0, r0, lr, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq sl, r4, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #31 │ │ │ │ │ + tsteq fp, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4ff0 │ │ │ │ │ + tsteq fp, r8, ror #31 │ │ │ │ │ + @ instruction: 0x011b4fd0 │ │ │ │ │ + eoreq sl, r4, #128, 30 @ 0x200 │ │ │ │ │ @ instruction: 0x011b4fd8 │ │ │ │ │ - eoreq sl, r4, #104, 30 @ 0x1a0 │ │ │ │ │ - tsteq fp, r0, ror #31 │ │ │ │ │ andle sp, r2, r7, ror #15 │ │ │ │ │ - tsteq fp, r8, ror #31 │ │ │ │ │ + tsteq fp, r0, ror #31 │ │ │ │ │ strhle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #128, 30 @ 0x200 │ │ │ │ │ + eoreq sl, r4, #152, 30 @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b4ff8 │ │ │ │ │ + @ instruction: 0x011b4ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r0 │ │ │ │ │ - sbcseq r8, r2, r0, lsl #23 │ │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ │ + tsteq fp, r8 │ │ │ │ │ + eoreq sl, r4, #200, 30 @ 0x320 │ │ │ │ │ + sbcseq r0, r2, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ │ - eoreq sl, r4, #176, 30 @ 0x2c0 │ │ │ │ │ - tsteq fp, r8, lsl r0 │ │ │ │ │ andle fp, r2, r8, ror #5 │ │ │ │ │ - tsteq fp, r0, lsr #32 │ │ │ │ │ + tsteq fp, r8, lsl r0 │ │ │ │ │ andle r0, r0, r1, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sl, r4, #200, 30 @ 0x320 │ │ │ │ │ + eoreq sl, r4, #224, 30 @ 0x380 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsr r0 │ │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, lsr #17 │ │ │ │ │ + adcseq sp, r5, r8, ror r8 │ │ │ │ │ cmpeq r0, r0, ror #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r0 │ │ │ │ │ + tsteq fp, r0, ror r0 │ │ │ │ │ + tsteq fp, r8, asr r0 │ │ │ │ │ + eoreq fp, r4, #32 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ │ hvceq 3928 @ 0xf58 │ │ │ │ │ tsteq fp, r0, rrx │ │ │ │ │ - eoreq fp, r4, #8 │ │ │ │ │ - tsteq fp, r8, rrx │ │ │ │ │ andle lr, r2, r0, ror #14 │ │ │ │ │ - tsteq fp, r0, ror r0 │ │ │ │ │ + tsteq fp, r8, rrx │ │ │ │ │ mulle r0, r1, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #32 │ │ │ │ │ + eoreq fp, r4, #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #1 │ │ │ │ │ + tsteq fp, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #1 │ │ │ │ │ + tsteq fp, r0, lsr #1 │ │ │ │ │ + tsteq fp, r8, lsl #1 │ │ │ │ │ + eoreq fp, r4, #104 @ 0x68 │ │ │ │ │ @ instruction: 0x011b5090 │ │ │ │ │ - eoreq fp, r4, #80 @ 0x50 │ │ │ │ │ - @ instruction: 0x011b5098 │ │ │ │ │ ldrdle lr, [r2], -r2 │ │ │ │ │ - tsteq fp, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x011b5098 │ │ │ │ │ andle r0, r0, sp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #104 @ 0x68 │ │ │ │ │ + eoreq fp, r4, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r5, [fp, -r0] │ │ │ │ │ + tsteq fp, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r2 │ │ │ │ │ + tsteq fp, r8, lsr #4 │ │ │ │ │ + tsteq fp, r0, lsl r2 │ │ │ │ │ + eoreq fp, r4, #176 @ 0xb0 │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ │ @ instruction: 0x0140f590 │ │ │ │ │ @ instruction: 0x011b4ad0 │ │ │ │ │ ldrdeq r8, [r0], #120 @ 0x78 │ │ │ │ │ ldrsbeq r5, [fp, -r8] │ │ │ │ │ @@ -2583092,103 +2582864,103 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r8, lsl r9 │ │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ - eoreq fp, r4, #152 @ 0x98 │ │ │ │ │ - tsteq fp, r0, lsr #4 │ │ │ │ │ andle r6, pc, sp, asr r7 @ │ │ │ │ │ - tsteq fp, r8, lsr #4 │ │ │ │ │ + tsteq fp, r0, lsr #4 │ │ │ │ │ andle r0, r0, fp, lsl #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #176 @ 0xb0 │ │ │ │ │ + eoreq fp, r4, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r2 │ │ │ │ │ + tsteq fp, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #4 │ │ │ │ │ + tsteq fp, r8, asr r2 │ │ │ │ │ + tsteq fp, r0, asr #4 │ │ │ │ │ + eoreq fp, r4, #248 @ 0xf8 │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ - eoreq fp, r4, #224 @ 0xe0 │ │ │ │ │ - tsteq fp, r0, asr r2 │ │ │ │ │ andle r0, r9, r2, lsr lr │ │ │ │ │ - tsteq fp, r8, asr r2 │ │ │ │ │ + tsteq fp, r0, asr r2 │ │ │ │ │ andle r0, r0, r3, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #248 @ 0xf8 │ │ │ │ │ + eoreq fp, r4, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #4 │ │ │ │ │ + tsteq fp, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b5290 │ │ │ │ │ + tsteq fp, r8, lsl #5 │ │ │ │ │ + tsteq fp, r0, ror r2 │ │ │ │ │ + eoreq fp, r4, #64, 2 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ - eoreq fp, r4, #40, 2 │ │ │ │ │ - tsteq fp, r0, lsl #5 │ │ │ │ │ andle r7, sl, lr, asr r7 │ │ │ │ │ - tsteq fp, r8, lsl #5 │ │ │ │ │ + tsteq fp, r0, lsl #5 │ │ │ │ │ andle r0, r0, lr, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #64, 2 │ │ │ │ │ + eoreq fp, r4, #88, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b5298 │ │ │ │ │ + @ instruction: 0x011b5290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b52d0 │ │ │ │ │ + @ instruction: 0x011b52b8 │ │ │ │ │ + tsteq fp, r0, lsr #5 │ │ │ │ │ + eoreq fp, r4, #136, 2 @ 0x22 │ │ │ │ │ tsteq fp, r8, lsr #5 │ │ │ │ │ - eoreq fp, r4, #112, 2 │ │ │ │ │ - @ instruction: 0x011b52b0 │ │ │ │ │ andle r4, sl, r7, asr #10 │ │ │ │ │ - @ instruction: 0x011b52b8 │ │ │ │ │ + @ instruction: 0x011b52b0 │ │ │ │ │ andle r0, r0, r2, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #136, 2 @ 0x22 │ │ │ │ │ + eoreq fp, r4, #160, 2 @ 0x28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b52d0 │ │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #23 │ │ │ │ │ smlaltbeq pc, r0, r8, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b52d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #6 │ │ │ │ │ tsteq fp, r8, ror #5 │ │ │ │ │ - eoreq fp, r4, #184, 2 @ 0x2e │ │ │ │ │ + tsteq fp, r0, ror #5 │ │ │ │ │ + eoreq fp, r4, #208, 2 @ 0x34 │ │ │ │ │ @ instruction: 0x011b52f0 │ │ │ │ │ andle r5, sl, sp, lsr #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011b52f8 │ │ │ │ │ andle r0, r0, r1, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #208, 2 @ 0x34 │ │ │ │ │ + eoreq fp, r4, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ - eoreq fp, r4, #0, 4 │ │ │ │ │ + eoreq fp, r4, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ │ andle r5, sl, r6, asr fp │ │ │ │ │ tsteq fp, r8, lsr #6 │ │ │ │ │ andle r0, r0, r9, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq fp, r4, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #6 │ │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ │ - eoreq fp, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq fp, r4, #96, 4 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ andle r4, sl, ip, lsl sp │ │ │ │ │ tsteq fp, r8, asr r3 │ │ │ │ │ andle r0, r0, ip, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #96, 4 │ │ │ │ │ + eoreq fp, r4, #120, 4 @ 0x80000007 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b54d8 │ │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ │ - eoreq fp, r4, #144, 4 │ │ │ │ │ + eoreq fp, r4, #168, 4 @ 0x8000000a │ │ │ │ │ @ instruction: 0x011b54b8 │ │ │ │ │ andle r4, sl, sl, ror #16 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, asr #3 │ │ │ │ │ smlalbteq pc, r0, r0, r5 @ │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ @@ -2583264,85 +2583036,85 @@ │ │ │ │ │ @ instruction: 0x011b54b0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r0, asr #9 │ │ │ │ │ andle r0, r0, sp, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq fp, r4, #192, 4 │ │ │ │ │ @ instruction: 0x011b54d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r4, r0, lsr r1 │ │ │ │ │ ldrdeq pc, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #10 │ │ │ │ │ @ instruction: 0x011b54f0 │ │ │ │ │ - eoreq fp, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq fp, r4, #240, 4 │ │ │ │ │ @ instruction: 0x011b54f8 │ │ │ │ │ andle r5, sl, pc, ror #12 │ │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ │ andle r0, r0, r6, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #240, 4 │ │ │ │ │ + eoreq fp, r4, #8, 6 @ 0x20000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ │ tsteq fp, r0, lsr #10 │ │ │ │ │ - eoreq fp, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq fp, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq fp, r8, lsr #10 │ │ │ │ │ andle r4, sl, r0, ror #2 │ │ │ │ │ tsteq fp, r0, lsr r5 │ │ │ │ │ andle r0, r0, r6, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq fp, r4, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ │ cmpeq r0, r0, lsr #12 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #11 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r5, r8, lsr r0 │ │ │ │ │ cmpeq r0, r8, lsr r6 @ │ │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ │ - eoreq fp, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq fp, r4, #128, 6 │ │ │ │ │ tsteq fp, r8, ror r5 │ │ │ │ │ andle r3, r3, r5, lsr #30 │ │ │ │ │ tsteq fp, r0, lsl #11 │ │ │ │ │ andle r0, r0, pc, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #128, 6 │ │ │ │ │ + eoreq fp, r4, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b5590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b55b8 │ │ │ │ │ tsteq fp, r0, lsr #11 │ │ │ │ │ - eoreq fp, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq fp, r4, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq fp, r8, lsr #11 │ │ │ │ │ andle r9, r2, pc, lsl #26 │ │ │ │ │ @ instruction: 0x011b55b0 │ │ │ │ │ andle r0, r0, r7, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq fp, r4, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ @ instruction: 0x011b55d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr r6 @ │ │ │ │ │ tsteq fp, r0, ror #11 │ │ │ │ │ - eoreq fp, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq fp, r4, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ │ andle r4, r2, r7, ror #9 │ │ │ │ │ @ instruction: 0x011b55f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0116f2d8 │ │ │ │ │ cmpeq r0, r8, ror #12 @ │ │ │ │ │ @ instruction: 0x011b5390 │ │ │ │ │ @@ -2583350,15 +2583122,15 @@ │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, lsl r6 │ │ │ │ │ cmpeq r0, r8, ror #12 @ │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ │ - sbceq r2, r0, r0, ror r1 │ │ │ │ │ + sbceq r2, r0, r8, ror #3 │ │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq fp, r0, lsr r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r8, lsr r6 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ │ @@ -2583408,133 +2583180,133 @@ │ │ │ │ │ @ instruction: 0x011b56f0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ │ @ instruction: 0x011b56f8 │ │ │ │ │ tsteq fp, r0, lsl #14 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, ror r1 │ │ │ │ │ + sbceq r2, r0, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl #26 │ │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq fp, r4, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, ror #8 │ │ │ │ │ smlalbbeq pc, r0, r0, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ - eoreq fp, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq fp, r4, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq fp, r0, ror #14 │ │ │ │ │ andle lr, r8, r7, ror #9 │ │ │ │ │ tsteq fp, r8, ror #14 │ │ │ │ │ andle r2, r0, pc, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #88, 8 @ 0x58000000 │ │ │ │ │ + eoreq fp, r4, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b57b0 │ │ │ │ │ tsteq fp, r8, lsl #15 │ │ │ │ │ - eoreq fp, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + eoreq fp, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ @ instruction: 0x011b5790 │ │ │ │ │ ldrdle r9, [r0], -r2 │ │ │ │ │ @ instruction: 0x011b5798 │ │ │ │ │ andle r0, r0, sl, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + eoreq fp, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq fp, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0140f698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b57b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #15 │ │ │ │ │ tsteq fp, r8, asr #15 │ │ │ │ │ - eoreq fp, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + eoreq fp, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ @ instruction: 0x011b57d0 │ │ │ │ │ @ instruction: 0xd002b5b0 │ │ │ │ │ @ instruction: 0x011b57d8 │ │ │ │ │ andle r0, r0, r4, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + eoreq fp, r4, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ │ @ instruction: 0x011b57f8 │ │ │ │ │ - eoreq fp, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + eoreq fp, r4, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ andle r3, sl, r1, lsr #13 │ │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ │ andle r0, r0, r0, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + eoreq fp, r4, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq fp, [lr], r0 │ │ │ │ │ strheq pc, [r0, #-96] @ 0xffffffa0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r5, r8, lsl #18 │ │ │ │ │ smlalbteq pc, r0, r8, r6 @ │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ - eoreq fp, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + eoreq fp, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ andle r3, sl, r2, asr #14 │ │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r1, r8, lsr #2 │ │ │ │ │ smlaltteq pc, r0, r0, r6 @ │ │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ │ andle r0, r0, pc, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + eoreq fp, r4, #144, 10 @ 0x24000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #17 │ │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ │ - eoreq fp, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + eoreq fp, r4, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x011b5890 │ │ │ │ │ andle r3, sl, r2, lsr #15 │ │ │ │ │ @ instruction: 0x011b5898 │ │ │ │ │ andle r0, r0, sl, ror r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + eoreq fp, r4, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b58f0 │ │ │ │ │ @ instruction: 0x011b58b8 │ │ │ │ │ - eoreq fp, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + eoreq fp, r4, #8, 12 @ 0x800000 │ │ │ │ │ @ instruction: 0x011b58d0 │ │ │ │ │ andle sl, r8, sp, lsl r3 │ │ │ │ │ tsteq fp, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r6, r5, r0, r9 │ │ │ │ │ strdeq pc, [r0, #-104] @ 0xffffff98 │ │ │ │ │ @ instruction: 0x011b58d8 │ │ │ │ │ andle r0, r0, r3, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #8, 12 @ 0x800000 │ │ │ │ │ + eoreq fp, r4, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq fp, r8, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r5, r8, asr #2 │ │ │ │ │ cmpeq r0, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b58f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2583542,181 +2583314,181 @@ │ │ │ │ │ @ instruction: 0x011b9898 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b1f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ - eoreq fp, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + eoreq fp, r4, #80, 12 @ 0x5000000 │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ @ instruction: 0x011b1fb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ andle r9, r0, r1, lsl #25 │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ andle r0, r0, r4, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + eoreq fp, r4, #104, 12 @ 0x6800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ │ - eoreq fp, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + eoreq fp, r4, #152, 12 @ 0x9800000 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ @ instruction: 0xd0009db2 │ │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ │ andle r0, r0, r1, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + eoreq fp, r4, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ │ @ instruction: 0x011b5990 │ │ │ │ │ - eoreq fp, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + eoreq fp, r4, #224, 12 @ 0xe000000 │ │ │ │ │ @ instruction: 0x011b5998 │ │ │ │ │ strdle r6, [pc], -r5 │ │ │ │ │ tsteq fp, r0, lsr #19 │ │ │ │ │ andle r0, r0, r5, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq fp, r4, #248, 12 @ 0xf800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b59b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b59f8 │ │ │ │ │ tsteq fp, r0, asr #19 │ │ │ │ │ - eoreq fp, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq fp, r4, #40, 14 @ 0xa00000 │ │ │ │ │ @ instruction: 0x011b59d8 │ │ │ │ │ andle ip, r0, r6, asr r8 │ │ │ │ │ @ instruction: 0x011b59d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq r7, [r9, -r0] │ │ │ │ │ cmpeq r0, r8, lsr #14 @ │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ andle r0, r0, sp, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq fp, r4, #64, 14 @ 0x1000000 │ │ │ │ │ @ instruction: 0x011b59f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, lsl #30 │ │ │ │ │ cmpeq r0, r0, asr #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ - eoreq fp, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq fp, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ │ andle r4, r1, ip, asr fp │ │ │ │ │ tsteq fp, r0, lsr #20 │ │ │ │ │ @ instruction: 0xd00001b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq fp, r4, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ - eoreq fp, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq fp, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ │ andle r4, r9, r7, asr #14 │ │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ │ andle r0, r0, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq fp, r4, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ │ smlalbbeq pc, r0, r8, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b5a98 │ │ │ │ │ tsteq fp, r0, lsl #21 │ │ │ │ │ - eoreq fp, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq fp, r4, #0, 16 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ andle r7, r5, ip, lsl #13 │ │ │ │ │ @ instruction: 0x011b5a90 │ │ │ │ │ andle r0, r0, fp, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #0, 16 │ │ │ │ │ + eoreq fp, r4, #24, 16 @ 0x180000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ @ instruction: 0x011b6fb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b1ef0 │ │ │ │ │ @ instruction: 0x011b5ad8 │ │ │ │ │ - eoreq fp, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq fp, r4, #72, 16 @ 0x480000 │ │ │ │ │ @ instruction: 0x011b5ab0 │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b1ef0 │ │ │ │ │ tsteq fp, r0, ror #21 │ │ │ │ │ andle r6, r5, r3, asr r5 │ │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ │ andle r0, r0, fp, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq fp, r4, #96, 16 @ 0x600000 │ │ │ │ │ @ instruction: 0x011b5af8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq pc, r0, r0, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #22 │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq pc, [r0, #-120] @ 0xffffff88 @ │ │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ │ - eoreq fp, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq fp, r4, #144, 16 @ 0x900000 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ mulle r8, pc, r3 @ │ │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ │ andle r0, r0, r6, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq fp, r4, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ │ tsteq fp, r8, asr fp │ │ │ │ │ - eoreq fp, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq fp, r4, #216, 16 @ 0xd80000 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ andle r4, r9, ip, lsl ip │ │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ │ @ instruction: 0xd00004bb │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq fp, r4, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #23 │ │ │ │ │ tsteq fp, r8, lsl #23 │ │ │ │ │ - eoreq fp, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq fp, r4, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x011b5b90 │ │ │ │ │ andle r2, r7, r6, ror #29 │ │ │ │ │ @ instruction: 0x011b5b98 │ │ │ │ │ andle r0, r0, r1, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq fp, r4, #56, 18 @ 0xe0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ │ @ instruction: 0x011b5bb8 │ │ │ │ │ - eoreq fp, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq fp, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x011b5bd8 │ │ │ │ │ andle sl, r8, r1, lsl #8 │ │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2583724,15 +2583496,15 @@ │ │ │ │ │ @ instruction: 0x011b5bf0 │ │ │ │ │ andle r0, r0, pc, lsl #3 │ │ │ │ │ tsteq fp, r8, asr #23 │ │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq fp, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq fp, r0, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ │ ldrdeq pc, [r0, #-112] @ 0xffffff90 │ │ │ │ │ @ instruction: 0x011b55f8 │ │ │ │ │ cmpeq r2, r0, ror #9 │ │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ │ @@ -2583748,83 +2583520,83 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r1, [r6], r8 │ │ │ │ │ smlaltteq pc, r0, r8, r7 @ │ │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ │ - eoreq fp, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq fp, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq fp, r0, ror #24 │ │ │ │ │ andle r6, pc, r3, ror #25 │ │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq fp, r4, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #25 │ │ │ │ │ tsteq fp, r8, lsl #25 │ │ │ │ │ - eoreq fp, r4, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq fp, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ @ instruction: 0x011b5c90 │ │ │ │ │ andle r6, pc, r9, ror #27 │ │ │ │ │ @ instruction: 0x011b5c98 │ │ │ │ │ @ instruction: 0xd00001be │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq fp, r4, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #25 │ │ │ │ │ @ instruction: 0x011b5cb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl #16 @ │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ - eoreq fp, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq fp, r4, #64, 20 @ 0x40000 │ │ │ │ │ @ instruction: 0x011b5cd0 │ │ │ │ │ andle r6, pc, r0, asr #31 │ │ │ │ │ @ instruction: 0x011b5cd8 │ │ │ │ │ ldrdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq fp, r4, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ │ @ instruction: 0x011b5cf8 │ │ │ │ │ - eoreq fp, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq fp, r4, #136, 20 @ 0x88000 │ │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ │ @ instruction: 0xd00f71b8 │ │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ │ andle r0, r0, r5, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq fp, r4, #160, 20 @ 0xa0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr sp │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq pc, pc, r8, lsr fp @ │ │ │ │ │ cmpeq r0, r8, lsl r8 @ │ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ │ - eoreq fp, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq fp, r4, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ strdle r7, [pc], -lr │ │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ │ ldrdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq fp, r4, #232, 20 @ 0xe8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #27 │ │ │ │ │ tsteq fp, r0, lsl #27 │ │ │ │ │ - eoreq fp, r4, #0, 22 │ │ │ │ │ + eoreq fp, r4, #24, 22 @ 0x6000 │ │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ @ instruction: 0x011b5d98 │ │ │ │ │ @@ -2583832,43 +2583604,43 @@ │ │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ │ tsteq pc, r0, asr r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ tsteq fp, r0, lsr #27 │ │ │ │ │ andle r0, r0, r6, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq fp, r4, #48, 22 @ 0xc000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b5db0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ tsteq fp, r0, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr r8 @ │ │ │ │ │ @ instruction: 0x011b5dd0 │ │ │ │ │ - eoreq fp, r4, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq fp, r4, #96, 22 @ 0x18000 │ │ │ │ │ @ instruction: 0x011b5dd8 │ │ │ │ │ mulle r8, r9, r5 │ │ │ │ │ tsteq fp, r0, ror #27 │ │ │ │ │ andle r0, r0, r7, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq fp, r4, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b5df0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ │ - eoreq fp, r4, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq fp, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ │ andle r7, pc, ip, asr #17 │ │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ │ andle r0, r0, r6, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq fp, r4, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror pc │ │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, lsr #12 │ │ │ │ │ @@ -2583940,33 +2583712,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ │ - eoreq fp, r4, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq fp, r4, #240, 22 @ 0x3c000 │ │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ │ andle r7, pc, pc, ror #21 │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ ldrdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq fp, r4, #8, 24 @ 0x800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #31 │ │ │ │ │ tsteq fp, r8, lsl #31 │ │ │ │ │ - eoreq fp, r4, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq fp, r4, #56, 24 @ 0x3800 │ │ │ │ │ @ instruction: 0x011b5f90 │ │ │ │ │ andle ip, r0, r6, ror #11 │ │ │ │ │ @ instruction: 0x011b5f98 │ │ │ │ │ andle r0, r0, r3, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq fp, r4, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ │ @ instruction: 0x011b5fb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ @@ -2583978,139 +2583750,139 @@ │ │ │ │ │ @ instruction: 0x011b5fd8 │ │ │ │ │ hvceq 3976 @ 0xf88 │ │ │ │ │ tsteq fp, r0, ror #31 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ @ instruction: 0x011b5ff0 │ │ │ │ │ - eoreq fp, r4, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq fp, r4, #128, 24 @ 0x8000 │ │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ │ andle r7, pc, r0, ror #27 │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - sbcseq r8, r7, r0, lsl #23 │ │ │ │ │ + sbcseq r0, r8, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ │ @ instruction: 0x0140f890 │ │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq fp, r4, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ │ - eoreq fp, r4, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq fp, r4, #200, 24 @ 0xc800 │ │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ │ strdle r7, [pc], -r8 │ │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ │ andle r0, r0, r6, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq fp, r4, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #1 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ - eoreq fp, r4, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq fp, r4, #16, 26 @ 0x400 │ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ │ andle ip, r2, sl, ror #25 │ │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ │ andle r0, r0, sl, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #16, 26 @ 0x400 │ │ │ │ │ + eoreq fp, r4, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [fp, -r0] │ │ │ │ │ @ instruction: 0x011b6098 │ │ │ │ │ - eoreq fp, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq fp, r4, #88, 26 @ 0x1600 │ │ │ │ │ tsteq fp, r0, lsr #1 │ │ │ │ │ mulle r6, ip, r7 │ │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ │ @ instruction: 0xd00004bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq fp, r4, #112, 26 @ 0x1c00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [fp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [fp, -r0] │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r0, lsr #29 │ │ │ │ │ + ldrdeq r4, [lr], r0 @ │ │ │ │ │ smlaltbeq pc, r0, r8, r8 @ │ │ │ │ │ ldrsbeq r6, [fp, -r8] │ │ │ │ │ - eoreq fp, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq fp, r4, #160, 26 @ 0x2800 │ │ │ │ │ tsteq fp, r0, ror #1 │ │ │ │ │ andle sl, r8, r9, lsl r7 │ │ │ │ │ tsteq fp, r8, ror #1 │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq fp, r4, #184, 26 @ 0x2e00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [fp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r1 │ │ │ │ │ + tsteq fp, r0, lsr #2 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ - eoreq fp, r4, #208, 26 @ 0x3400 │ │ │ │ │ - tsteq fp, r8, lsl r1 │ │ │ │ │ + eoreq fp, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + tsteq fp, r0, lsl r1 │ │ │ │ │ strdle r8, [pc], -pc @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #2 │ │ │ │ │ - tsteq fp, r0, lsr #2 │ │ │ │ │ + tsteq fp, r8, lsl r1 │ │ │ │ │ andle r0, r0, sp, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq fp, r4, #0, 28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #2 │ │ │ │ │ + tsteq fp, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror r1 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r0, lsr #2 │ │ │ │ │ + adceq r4, pc, r0, lsl #31 │ │ │ │ │ smlalbteq pc, r0, r0, r8 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r1 │ │ │ │ │ + tsteq fp, r8, asr #2 │ │ │ │ │ + eoreq fp, r4, #48, 28 @ 0x300 │ │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ │ - eoreq fp, r4, #24, 28 @ 0x180 │ │ │ │ │ + @ instruction: 0xd00f89bd │ │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq ip, r8, r1, sp │ │ │ │ │ ldrdeq pc, [r0, #-136] @ 0xffffff78 │ │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ │ - @ instruction: 0xd00f89bd │ │ │ │ │ - tsteq fp, r0, ror r1 │ │ │ │ │ andle r0, r0, r1, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq fp, r4, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #3 │ │ │ │ │ + tsteq fp, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #3 │ │ │ │ │ + tsteq fp, r0, lsr #3 │ │ │ │ │ + tsteq fp, r8, lsl #3 │ │ │ │ │ + eoreq fp, r4, #120, 28 @ 0x780 │ │ │ │ │ @ instruction: 0x011b6190 │ │ │ │ │ - eoreq fp, r4, #96, 28 @ 0x600 │ │ │ │ │ - @ instruction: 0x011b6198 │ │ │ │ │ andle r8, pc, pc, lsl #22 │ │ │ │ │ - tsteq fp, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x011b6198 │ │ │ │ │ andle r0, r0, r1, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #120, 28 @ 0x780 │ │ │ │ │ + eoreq fp, r4, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b61b0 │ │ │ │ │ + tsteq fp, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #11 │ │ │ │ │ + tsteq fp, r0, lsr #11 │ │ │ │ │ + @ instruction: 0x011b61b8 │ │ │ │ │ + eoreq fp, r4, #192, 28 @ 0xc00 │ │ │ │ │ @ instruction: 0x011b61d0 │ │ │ │ │ - eoreq fp, r4, #168, 28 @ 0xa80 │ │ │ │ │ + andle r8, pc, sp, lsl ip @ │ │ │ │ │ tsteq fp, r8, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r0, #-128] @ 0xffffff80 │ │ │ │ │ @ instruction: 0x011b61d8 │ │ │ │ │ - andle r8, pc, sp, lsl ip @ │ │ │ │ │ - tsteq fp, r0, lsr #11 │ │ │ │ │ andle r0, r0, pc, lsl r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq fp, r4, #216, 28 @ 0xd80 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ │ cmpeq r0, r8, lsl #18 @ │ │ │ │ │ tsteq fp, r0, asr #31 │ │ │ │ │ smlawteq pc, r8, sp, pc @ │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ @@ -2584338,29 +2584110,29 @@ │ │ │ │ │ tsteq fp, r8, ror r5 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq fp, r0, lsl #11 │ │ │ │ │ strdeq r6, [r1], #168 @ 0xa8 │ │ │ │ │ tsteq fp, r8, lsl #11 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ @ instruction: 0x011b6590 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011b6598 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #192, 28 @ 0xc00 │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r7 │ │ │ │ │ + tsteq fp, r8, lsr #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #14 │ │ │ │ │ @ instruction: 0x011b65b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror r6 │ │ │ │ │ cmpeq r0, r0, lsr #18 @ │ │ │ │ │ @ instruction: 0x011b61f0 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011b65d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011b65d8 │ │ │ │ │ cmpeq r0, r0, lsr #18 @ │ │ │ │ │ tsteq fp, r0, ror #11 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq fp, r8, ror #11 │ │ │ │ │ @@ -2584386,15 +2584158,15 @@ │ │ │ │ │ tsteq fp, r8, lsr r6 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x011b66f0 │ │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ │ tsteq fp, r8, asr #12 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011b6698 │ │ │ │ │ tsteq fp, r8, asr r6 │ │ │ │ │ tsteq fp, r0, ror #12 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ msreq (UNDEF: 47), r8 │ │ │ │ │ tsteq fp, r0, ror r6 │ │ │ │ │ @@ -2584438,263 +2584210,263 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ tsteq fp, r0, lsr r7 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r7 │ │ │ │ │ + tsteq fp, r0, asr #14 │ │ │ │ │ + eoreq fp, r4, #8, 30 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ - eoreq fp, r4, #240, 28 @ 0xf00 │ │ │ │ │ + andle r8, pc, r9, asr #26 │ │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq sp, r0, r3, r7 │ │ │ │ │ cmpeq r0, r8, lsr r9 @ │ │ │ │ │ tsteq fp, r0, ror #14 │ │ │ │ │ - andle r8, pc, r9, asr #26 │ │ │ │ │ - tsteq fp, r8, ror #14 │ │ │ │ │ andle r0, r0, lr, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #8, 30 │ │ │ │ │ + eoreq fp, r4, #32, 30 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r7 │ │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #15 │ │ │ │ │ + @ instruction: 0x011b6798 │ │ │ │ │ + tsteq fp, r0, lsl #15 │ │ │ │ │ + eoreq fp, r4, #80, 30 @ 0x140 │ │ │ │ │ tsteq fp, r8, lsl #15 │ │ │ │ │ - eoreq fp, r4, #56, 30 @ 0xe0 │ │ │ │ │ - @ instruction: 0x011b6790 │ │ │ │ │ andle r8, pc, r0, lsr #28 │ │ │ │ │ - @ instruction: 0x011b6798 │ │ │ │ │ + @ instruction: 0x011b6790 │ │ │ │ │ andle r0, r0, pc, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq fp, r4, #104, 30 @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #15 │ │ │ │ │ + tsteq fp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b67d0 │ │ │ │ │ + tsteq fp, r8, asr #15 │ │ │ │ │ + @ instruction: 0x011b67b0 │ │ │ │ │ + eoreq fp, r4, #152, 30 @ 0x260 │ │ │ │ │ @ instruction: 0x011b67b8 │ │ │ │ │ - eoreq fp, r4, #128, 30 @ 0x200 │ │ │ │ │ - tsteq fp, r0, asr #15 │ │ │ │ │ mulle pc, r0, pc @ │ │ │ │ │ - tsteq fp, r8, asr #15 │ │ │ │ │ + tsteq fp, r0, asr #15 │ │ │ │ │ strdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #152, 30 @ 0x260 │ │ │ │ │ + eoreq fp, r4, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b67d8 │ │ │ │ │ + @ instruction: 0x011b67d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #16 │ │ │ │ │ + @ instruction: 0x011b67f8 │ │ │ │ │ + tsteq fp, r0, ror #15 │ │ │ │ │ + eoreq fp, r4, #224, 30 @ 0x380 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ - eoreq fp, r4, #200, 30 @ 0x320 │ │ │ │ │ - @ instruction: 0x011b67f0 │ │ │ │ │ andle r9, pc, r5, lsr #3 │ │ │ │ │ - @ instruction: 0x011b67f8 │ │ │ │ │ + @ instruction: 0x011b67f0 │ │ │ │ │ andle r0, r0, r8, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq fp, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq ip, r4, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ │ + tsteq fp, r8, lsr #16 │ │ │ │ │ + tsteq fp, r0, lsl r8 │ │ │ │ │ + eoreq ip, r4, #56 @ 0x38 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ - eoreq ip, r4, #32 │ │ │ │ │ - tsteq fp, r0, lsr #16 │ │ │ │ │ andle sl, r8, r2, lsr #20 │ │ │ │ │ - tsteq fp, r8, lsr #16 │ │ │ │ │ + tsteq fp, r0, lsr #16 │ │ │ │ │ andle r0, r0, r9, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #56 @ 0x38 │ │ │ │ │ + eoreq ip, r4, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6898 │ │ │ │ │ + @ instruction: 0x011b6890 │ │ │ │ │ + tsteq fp, r0, asr #16 │ │ │ │ │ + eoreq ip, r4, #128 @ 0x80 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ - eoreq ip, r4, #104 @ 0x68 │ │ │ │ │ - tsteq fp, r0, asr r8 │ │ │ │ │ andle r9, pc, r6, lsl r3 @ │ │ │ │ │ - @ instruction: 0x011b6890 │ │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ │ andle r0, r0, r3, lsl #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #152 @ 0x98 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01150c98 │ │ │ │ │ cmpeq r0, r0, asr r9 @ │ │ │ │ │ tsteq fp, r0, asr #11 │ │ │ │ │ cmpeq r6, r8, lsl r9 │ │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, lsl #17 │ │ │ │ │ cmpeq r0, r0, asr r9 @ │ │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #17 │ │ │ │ │ + @ instruction: 0x011b6898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #17 │ │ │ │ │ + tsteq fp, r0, asr #17 │ │ │ │ │ + tsteq fp, r8, lsr #17 │ │ │ │ │ + eoreq ip, r4, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011b68b0 │ │ │ │ │ - eoreq ip, r4, #176 @ 0xb0 │ │ │ │ │ - @ instruction: 0x011b68b8 │ │ │ │ │ andle sl, r8, r8, asr #24 │ │ │ │ │ - tsteq fp, r0, asr #17 │ │ │ │ │ + @ instruction: 0x011b68b8 │ │ │ │ │ andle r0, r0, r2, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #200 @ 0xc8 │ │ │ │ │ + eoreq ip, r4, #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b68d0 │ │ │ │ │ + tsteq fp, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #18 │ │ │ │ │ + tsteq fp, r0, lsl #18 │ │ │ │ │ + @ instruction: 0x011b68d8 │ │ │ │ │ + eoreq ip, r4, #16, 2 │ │ │ │ │ tsteq fp, r0, ror #17 │ │ │ │ │ - eoreq ip, r4, #248 @ 0xf8 │ │ │ │ │ - tsteq fp, r8, ror #17 │ │ │ │ │ andle r9, pc, r6, lsr #10 │ │ │ │ │ - tsteq fp, r0, lsl #18 │ │ │ │ │ + tsteq fp, r8, ror #17 │ │ │ │ │ strdle r0, [r0], -r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #40, 2 │ │ │ │ │ @ instruction: 0x011b68f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #18 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #18 │ │ │ │ │ + tsteq fp, r8, lsl #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #18 │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r8, asr #2 │ │ │ │ │ smlalbbeq pc, r0, r0, r9 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #18 │ │ │ │ │ + tsteq fp, r8, lsr #18 │ │ │ │ │ + eoreq ip, r4, #88, 2 │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ - eoreq ip, r4, #64, 2 │ │ │ │ │ - tsteq fp, r8, lsr r9 │ │ │ │ │ andle r9, pc, ip, lsr #12 │ │ │ │ │ - tsteq fp, r0, asr #18 │ │ │ │ │ + tsteq fp, r8, lsr r9 │ │ │ │ │ andle r0, r0, r5, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #88, 2 │ │ │ │ │ + eoreq ip, r4, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r9 │ │ │ │ │ + tsteq fp, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r9 │ │ │ │ │ + tsteq fp, r0, ror r9 │ │ │ │ │ + tsteq fp, r8, asr r9 │ │ │ │ │ + eoreq ip, r4, #160, 2 @ 0x28 │ │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ │ - eoreq ip, r4, #136, 2 @ 0x22 │ │ │ │ │ - tsteq fp, r8, ror #18 │ │ │ │ │ andle r9, pc, sl, ror #15 │ │ │ │ │ - tsteq fp, r0, ror r9 │ │ │ │ │ + tsteq fp, r8, ror #18 │ │ │ │ │ ldrdle r0, [r0], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #160, 2 @ 0x28 │ │ │ │ │ + eoreq ip, r4, #184, 2 @ 0x2e │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6990 │ │ │ │ │ + @ instruction: 0x011b69d0 │ │ │ │ │ tsteq fp, r8, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r0, asr r4 │ │ │ │ │ + adceq r6, lr, r0, lsr #10 │ │ │ │ │ @ instruction: 0x0140f998 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b69d8 │ │ │ │ │ + @ instruction: 0x011b6998 │ │ │ │ │ + eoreq ip, r4, #232, 2 @ 0x3a │ │ │ │ │ @ instruction: 0x011b69b0 │ │ │ │ │ - eoreq ip, r4, #208, 2 @ 0x34 │ │ │ │ │ + andle r9, pc, r2, ror #19 │ │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r0, lsl r8 │ │ │ │ │ + ldrsbteq r4, [r0], r8 │ │ │ │ │ strheq pc, [r0, #-144] @ 0xffffff70 @ │ │ │ │ │ @ instruction: 0x011b69b8 │ │ │ │ │ - andle r9, pc, r2, ror #19 │ │ │ │ │ - @ instruction: 0x011b69d0 │ │ │ │ │ andle r0, r0, lr, lsr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #0, 4 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, asr r2 │ │ │ │ │ smlalbteq pc, r0, r8, r9 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #232, 2 @ 0x3a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b69f0 │ │ │ │ │ + @ instruction: 0x011b69d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #20 │ │ │ │ │ tsteq fp, r8, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ │ smlaltteq pc, r0, r0, r9 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #20 │ │ │ │ │ + @ instruction: 0x011b69f8 │ │ │ │ │ + eoreq ip, r4, #48, 4 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ - eoreq ip, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + andle r9, pc, sp, lsr #25 │ │ │ │ │ tsteq fp, r8, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, ror #18 │ │ │ │ │ strdeq pc, [r0, #-152] @ 0xffffff68 │ │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ │ - andle r9, pc, sp, lsr #25 │ │ │ │ │ - tsteq fp, r0, lsr #20 │ │ │ │ │ ldrdle r0, [r0], -fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #48, 4 │ │ │ │ │ + eoreq ip, r4, #72, 4 @ 0x80000004 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr sl │ │ │ │ │ + tsteq fp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr sl │ │ │ │ │ + tsteq fp, r0, asr sl │ │ │ │ │ + tsteq fp, r8, lsr sl │ │ │ │ │ + eoreq ip, r4, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ - eoreq ip, r4, #96, 4 │ │ │ │ │ - tsteq fp, r8, asr #20 │ │ │ │ │ andle r9, pc, r5, lsr #29 │ │ │ │ │ - tsteq fp, r0, asr sl │ │ │ │ │ + tsteq fp, r8, asr #20 │ │ │ │ │ andle r0, r0, r6, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq ip, r4, #144, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #20 │ │ │ │ │ + tsteq fp, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6a98 │ │ │ │ │ + @ instruction: 0x011b6a90 │ │ │ │ │ + tsteq fp, r8, ror #20 │ │ │ │ │ + eoreq ip, r4, #192, 4 │ │ │ │ │ tsteq fp, r0, lsl #21 │ │ │ │ │ - eoreq ip, r4, #168, 4 @ 0x8000000a │ │ │ │ │ + andle sl, r8, pc, ror #26 │ │ │ │ │ tsteq fp, r8, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r4, r0, ror #4 │ │ │ │ │ cmpeq r0, r0, lsl sl @ │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ - andle sl, r8, pc, ror #26 │ │ │ │ │ - @ instruction: 0x011b6a90 │ │ │ │ │ andle r0, r0, r6, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #192, 4 │ │ │ │ │ + eoreq ip, r4, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #21 │ │ │ │ │ + @ instruction: 0x011b6a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #21 │ │ │ │ │ + tsteq fp, r0, asr #21 │ │ │ │ │ + tsteq fp, r8, lsr #21 │ │ │ │ │ + eoreq ip, r4, #8, 6 @ 0x20000000 │ │ │ │ │ @ instruction: 0x011b6ab0 │ │ │ │ │ - eoreq ip, r4, #240, 4 │ │ │ │ │ - @ instruction: 0x011b6ab8 │ │ │ │ │ andle sl, pc, ip, ror r0 @ │ │ │ │ │ - tsteq fp, r0, asr #21 │ │ │ │ │ + @ instruction: 0x011b6ab8 │ │ │ │ │ andle r0, r0, sp, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq ip, r4, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6ad0 │ │ │ │ │ + tsteq fp, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr #22 │ │ │ │ │ @ instruction: 0x011b6ad8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #22 │ │ │ │ │ + eoreq ip, r4, #80, 6 @ 0x40000001 │ │ │ │ │ + @ instruction: 0x011b6af0 │ │ │ │ │ + andle sl, pc, r6, lsr #5 │ │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq lr, r8, pc, r0 @ │ │ │ │ │ cmpeq r0, r8, lsr #20 @ │ │ │ │ │ @ instruction: 0x011b6af8 │ │ │ │ │ - eoreq ip, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ - tsteq fp, r8, asr #22 │ │ │ │ │ - andle sl, pc, r6, lsr #5 │ │ │ │ │ + andle r0, r0, r8, lsr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, ip, r0, asr sp │ │ │ │ │ cmpeq r0, r0, asr #20 @ │ │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ │ rscseq r0, fp, r8, lsl #15 │ │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ │ @@ -2584705,98 +2584477,98 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq lr, r9, r8, asr #15 │ │ │ │ │ tsteq fp, r8, asr #21 │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b1ef0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ - andle r0, r0, r8, lsr r3 │ │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b1ef0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #80, 6 @ 0x40000001 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6b98 │ │ │ │ │ - tsteq fp, r0, lsl #23 │ │ │ │ │ - eoreq ip, r4, #128, 6 │ │ │ │ │ tsteq fp, r8, lsl #23 │ │ │ │ │ + tsteq fp, r0, ror fp │ │ │ │ │ + eoreq ip, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + tsteq fp, r8, ror fp │ │ │ │ │ @ instruction: 0xd000c6b6 │ │ │ │ │ - @ instruction: 0x011b6b90 │ │ │ │ │ + tsteq fp, r0, lsl #23 │ │ │ │ │ andle r0, r0, r3, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq ip, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #23 │ │ │ │ │ + @ instruction: 0x011b6b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #23 │ │ │ │ │ - @ instruction: 0x011b6bb0 │ │ │ │ │ - eoreq ip, r4, #200, 6 @ 0x20000003 │ │ │ │ │ @ instruction: 0x011b6bb8 │ │ │ │ │ + tsteq fp, r0, lsr #23 │ │ │ │ │ + eoreq ip, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + tsteq fp, r8, lsr #23 │ │ │ │ │ strdle sp, [lr], -fp │ │ │ │ │ - tsteq fp, r0, asr #23 │ │ │ │ │ + @ instruction: 0x011b6bb0 │ │ │ │ │ andle r0, r0, sl, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq ip, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6bd0 │ │ │ │ │ + tsteq fp, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6bf8 │ │ │ │ │ - tsteq fp, r0, ror #23 │ │ │ │ │ - eoreq ip, r4, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq fp, r8, ror #23 │ │ │ │ │ + @ instruction: 0x011b6bd0 │ │ │ │ │ + eoreq ip, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + @ instruction: 0x011b6bd8 │ │ │ │ │ strdle sl, [pc], -r7 │ │ │ │ │ - @ instruction: 0x011b6bf0 │ │ │ │ │ + tsteq fp, r0, ror #23 │ │ │ │ │ andle r0, r0, fp, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq ip, r4, #64, 8 @ 0x40000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #24 │ │ │ │ │ + @ instruction: 0x011b6bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #24 │ │ │ │ │ + tsteq fp, r8, lsr ip │ │ │ │ │ + tsteq fp, r0, lsl #24 │ │ │ │ │ + eoreq ip, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ │ + andle sl, pc, pc, asr #16 │ │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq r6, [pc], r8 │ │ │ │ │ + adceq r6, pc, r0, asr #11 │ │ │ │ │ cmpeq r0, r8, asr sl @ │ │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ │ - eoreq ip, r4, #88, 8 @ 0x58000000 │ │ │ │ │ - tsteq fp, r8, lsr ip │ │ │ │ │ - andle sl, pc, pc, asr #16 │ │ │ │ │ + andle r0, r0, fp, lsr #6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010d7cb0 │ │ │ │ │ hvceq 4000 @ 0xfa0 │ │ │ │ │ - tsteq fp, r0, asr #24 │ │ │ │ │ - andle r0, r0, fp, lsr #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr ip │ │ │ │ │ + tsteq fp, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror ip │ │ │ │ │ - tsteq fp, r0, ror #24 │ │ │ │ │ - eoreq ip, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ │ + tsteq fp, r0, asr ip │ │ │ │ │ + eoreq ip, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq fp, r8, asr ip │ │ │ │ │ ldrdle sl, [r8], -lr │ │ │ │ │ - tsteq fp, r0, ror ip │ │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ │ strdle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + eoreq ip, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #25 │ │ │ │ │ + tsteq fp, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl sp │ │ │ │ │ - @ instruction: 0x011b6c90 │ │ │ │ │ - eoreq ip, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ │ + tsteq fp, r0, lsl #25 │ │ │ │ │ + eoreq ip, r4, #0, 10 │ │ │ │ │ + tsteq fp, r8, lsl #25 │ │ │ │ │ mulle pc, r7, fp @ │ │ │ │ │ + @ instruction: 0x011b6c90 │ │ │ │ │ + strhle r0, [r0], -r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq fp, r0, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ smlalbbeq pc, r0, r8, sl @ │ │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ │ ldrsbeq r8, [r4], #160 @ 0xa0 │ │ │ │ │ @ instruction: 0x011b6cb8 │ │ │ │ │ @@ -2584815,144 +2584587,144 @@ │ │ │ │ │ tsteq fp, r8, ror r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ @ instruction: 0x011b6cf8 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq fp, r1, r8, lsl #12 │ │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ │ - strhle r0, [r0], -r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #0, 10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl sp │ │ │ │ │ + tsteq fp, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #26 │ │ │ │ │ - tsteq fp, r8, lsr #26 │ │ │ │ │ - eoreq ip, r4, #48, 10 @ 0xc000000 │ │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ │ + tsteq fp, r8, lsl sp │ │ │ │ │ + eoreq ip, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + tsteq fp, r0, lsr #26 │ │ │ │ │ andle sl, pc, r8, asr ip @ │ │ │ │ │ - tsteq fp, r8, lsr sp │ │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ │ andle r0, r0, r1, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + eoreq ip, r4, #96, 10 @ 0x18000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #26 │ │ │ │ │ + tsteq fp, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ │ - tsteq fp, r8, asr sp │ │ │ │ │ - eoreq ip, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq fp, r0, ror #26 │ │ │ │ │ + tsteq fp, r8, asr #26 │ │ │ │ │ + eoreq ip, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + tsteq fp, r0, asr sp │ │ │ │ │ andle sl, pc, sl, lsr #27 │ │ │ │ │ - tsteq fp, r8, ror #26 │ │ │ │ │ + tsteq fp, r8, asr sp │ │ │ │ │ andle r0, r0, r1, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + eoreq ip, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror sp │ │ │ │ │ + tsteq fp, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #27 │ │ │ │ │ - tsteq fp, r8, lsl #27 │ │ │ │ │ - eoreq ip, r4, #192, 10 @ 0x30000000 │ │ │ │ │ @ instruction: 0x011b6d90 │ │ │ │ │ + tsteq fp, r8, ror sp │ │ │ │ │ + eoreq ip, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq fp, r0, lsl #27 │ │ │ │ │ @ instruction: 0xd00faeb8 │ │ │ │ │ - @ instruction: 0x011b6d98 │ │ │ │ │ + tsteq fp, r8, lsl #27 │ │ │ │ │ andle r0, r0, pc, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + eoreq ip, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #27 │ │ │ │ │ + @ instruction: 0x011b6d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6dd0 │ │ │ │ │ - @ instruction: 0x011b6db8 │ │ │ │ │ - eoreq ip, r4, #8, 12 @ 0x800000 │ │ │ │ │ tsteq fp, r0, asr #27 │ │ │ │ │ + tsteq fp, r8, lsr #27 │ │ │ │ │ + eoreq ip, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + @ instruction: 0x011b6db0 │ │ │ │ │ andle sl, pc, r4, ror #31 │ │ │ │ │ - tsteq fp, r8, asr #27 │ │ │ │ │ + @ instruction: 0x011b6db8 │ │ │ │ │ andle r0, r0, r9, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + eoreq ip, r4, #56, 12 @ 0x3800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6dd8 │ │ │ │ │ + tsteq fp, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #28 │ │ │ │ │ - tsteq fp, r8, ror #27 │ │ │ │ │ - eoreq ip, r4, #80, 12 @ 0x5000000 │ │ │ │ │ @ instruction: 0x011b6df0 │ │ │ │ │ + @ instruction: 0x011b6dd8 │ │ │ │ │ + eoreq ip, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq fp, r0, ror #27 │ │ │ │ │ strhle fp, [pc], -r6 │ │ │ │ │ - @ instruction: 0x011b6df8 │ │ │ │ │ + tsteq fp, r8, ror #27 │ │ │ │ │ andle r0, r0, pc, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + eoreq ip, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b6df8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ │ + tsteq fp, r0, lsl lr │ │ │ │ │ + eoreq ip, r4, #176, 12 @ 0xb000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #28 │ │ │ │ │ + tsteq fp, r8, lsr lr │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ - eoreq ip, r4, #152, 12 @ 0x9800000 │ │ │ │ │ - tsteq fp, r0, lsr lr │ │ │ │ │ andle fp, pc, r6, lsr #4 │ │ │ │ │ + tsteq fp, r0, lsr lr │ │ │ │ │ + andle r0, r0, r1, lsl r2 │ │ │ │ │ tsteq fp, r0, ror #25 │ │ │ │ │ @ instruction: 0x011b8698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ - tsteq fp, r8, lsr lr │ │ │ │ │ - andle r0, r0, r1, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + eoreq ip, r4, #200, 12 @ 0xc800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr lr │ │ │ │ │ + tsteq fp, r0, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #29 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6e90 │ │ │ │ │ + tsteq fp, r0, ror lr │ │ │ │ │ + eoreq ip, r4, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ - eoreq ip, r4, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq fp, r0, lsl #29 │ │ │ │ │ andle fp, r8, r7, ror #3 │ │ │ │ │ - tsteq fp, r8, lsl #29 │ │ │ │ │ + tsteq fp, r0, lsl #29 │ │ │ │ │ strhle r0, [r0], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq ip, r4, #16, 14 @ 0x400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b6e98 │ │ │ │ │ + @ instruction: 0x011b6e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011b6eb8 │ │ │ │ │ + tsteq fp, r0, lsr #29 │ │ │ │ │ + eoreq ip, r4, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ - eoreq ip, r4, #40, 14 @ 0xa00000 │ │ │ │ │ - @ instruction: 0x011b6eb0 │ │ │ │ │ andle fp, r8, r4, lsr #5 │ │ │ │ │ - @ instruction: 0x011b6eb8 │ │ │ │ │ + @ instruction: 0x011b6eb0 │ │ │ │ │ andle r0, r0, fp, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq ip, r4, #88, 14 @ 0x1600000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #29 │ │ │ │ │ + tsteq fp, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, rrx │ │ │ │ │ + tsteq fp, r0, rrx │ │ │ │ │ + tsteq fp, r0, ror #29 │ │ │ │ │ + eoreq ip, r4, #136, 14 @ 0x2200000 │ │ │ │ │ @ instruction: 0x011b6ed8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r7, r8, ror pc │ │ │ │ │ smlaltbeq pc, r0, r0, sl @ │ │ │ │ │ tsteq fp, r8, ror #29 │ │ │ │ │ - eoreq ip, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ - tsteq fp, r8, asr r0 │ │ │ │ │ andle fp, pc, r6, asr r4 @ │ │ │ │ │ + tsteq fp, r8, asr r0 │ │ │ │ │ + andle r0, r0, ip, asr #1 │ │ │ │ │ @ instruction: 0x011b6ef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror #23 │ │ │ │ │ strheq pc, [r0, #-168] @ 0xffffff58 @ │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ - sbceq r8, r0, r0, ror fp │ │ │ │ │ + smulleq r8, r0, r8, fp │ │ │ │ │ tsteq fp, r0, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, lsl pc │ │ │ │ │ strheq pc, [r0, #-168] @ 0xffffff58 @ │ │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ │ @@ -2584970,15 +2584742,15 @@ │ │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r0, ror pc │ │ │ │ │ - sbceq r8, r0, r0, ror fp │ │ │ │ │ + smulleq r8, r0, r8, fp │ │ │ │ │ tsteq fp, r8, asr #31 │ │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ │ tsteq fp, r0, lsl #31 │ │ │ │ │ cmpeq r0, r8, ror #28 │ │ │ │ │ tsteq fp, r8, lsl #31 │ │ │ │ │ @ instruction: 0x01404e90 │ │ │ │ │ @ instruction: 0x011b6f90 │ │ │ │ │ @@ -2585007,15 +2584779,15 @@ │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ tsteq fp, r0, ror #23 │ │ │ │ │ tsteq pc, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01404e90 │ │ │ │ │ - sbceq r0, r0, r0, lsl #23 │ │ │ │ │ + adcseq r8, pc, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ tsteq fp, r8, ror #31 │ │ │ │ │ tsteq pc, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ │ @@ -2585029,38 +2584801,38 @@ │ │ │ │ │ smulleq r3, r2, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq fp, r0, rrx │ │ │ │ │ - andle r0, r0, ip, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq ip, r4, #160, 14 @ 0x2800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r0 │ │ │ │ │ + tsteq fp, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7098 │ │ │ │ │ + @ instruction: 0x011b7090 │ │ │ │ │ + tsteq fp, r8, ror r0 │ │ │ │ │ + eoreq ip, r4, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq fp, r0, lsl #1 │ │ │ │ │ - eoreq ip, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ - tsteq fp, r8, lsl #1 │ │ │ │ │ andle fp, pc, fp, lsr #10 │ │ │ │ │ - @ instruction: 0x011b7090 │ │ │ │ │ + tsteq fp, r8, lsl #1 │ │ │ │ │ andle r0, r0, r6, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq ip, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x011b7098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #2 │ │ │ │ │ + tsteq fp, r0, lsr #2 │ │ │ │ │ + tsteq fp, r8, lsr #1 │ │ │ │ │ + eoreq ip, r4, #24, 16 @ 0x180000 │ │ │ │ │ ldrheq r7, [fp, -r0] │ │ │ │ │ - eoreq ip, r4, #0, 16 │ │ │ │ │ - tsteq fp, r8, lsl r1 │ │ │ │ │ andle fp, pc, sl, asr r7 @ │ │ │ │ │ + tsteq fp, r8, lsl r1 │ │ │ │ │ + andle r0, r0, r4, asr #4 │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ │ ldrdeq pc, [r0, #-160] @ 0xffffff60 │ │ │ │ │ tsteq fp, r0, lsl #30 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ │ @@ -2585077,260 +2584849,260 @@ │ │ │ │ │ @ instruction: 0x01192698 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ ldrdeq pc, [r0, #-160] @ 0xffffff60 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ │ - tsteq fp, r0, lsr #2 │ │ │ │ │ - andle r0, r0, r4, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq ip, r4, #48, 16 @ 0x300000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r1 │ │ │ │ │ + tsteq fp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r1 │ │ │ │ │ + tsteq fp, r0, asr r1 │ │ │ │ │ + tsteq fp, r8, lsr r1 │ │ │ │ │ + eoreq ip, r4, #96, 16 @ 0x600000 │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ - eoreq ip, r4, #72, 16 @ 0x480000 │ │ │ │ │ - tsteq fp, r8, asr #2 │ │ │ │ │ @ instruction: 0xd00fb9b7 │ │ │ │ │ - tsteq fp, r0, asr r1 │ │ │ │ │ + tsteq fp, r8, asr #2 │ │ │ │ │ andle r0, r0, r4, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq ip, r4, #120, 16 @ 0x780000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #2 │ │ │ │ │ + tsteq fp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b71b8 │ │ │ │ │ + tsteq fp, r0, lsr #3 │ │ │ │ │ + tsteq fp, r8, ror #2 │ │ │ │ │ + eoreq ip, r4, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq fp, r0, lsl #3 │ │ │ │ │ - eoreq ip, r4, #144, 16 @ 0x900000 │ │ │ │ │ + andle fp, pc, r8, ror #23 │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ @ instruction: 0x011f17d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ @ instruction: 0x011b7198 │ │ │ │ │ - andle fp, pc, r8, ror #23 │ │ │ │ │ + andle r0, r0, r6, lsr #4 │ │ │ │ │ @ instruction: 0x011b7190 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r0, r8, lsr #23 │ │ │ │ │ smlaltteq pc, r0, r8, sl @ │ │ │ │ │ - tsteq fp, r0, lsr #3 │ │ │ │ │ - andle r0, r0, r6, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq ip, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b71b8 │ │ │ │ │ @ instruction: 0x011b71b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r5, [pc], r8 │ │ │ │ │ cmpeq r0, r0, lsl #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #3 │ │ │ │ │ + tsteq fp, r0, ror #3 │ │ │ │ │ + tsteq fp, r8, asr #3 │ │ │ │ │ + eoreq ip, r4, #240, 16 @ 0xf00000 │ │ │ │ │ @ instruction: 0x011b71d0 │ │ │ │ │ - eoreq ip, r4, #216, 16 @ 0xd80000 │ │ │ │ │ - @ instruction: 0x011b71d8 │ │ │ │ │ andle r2, r2, fp, lsl #15 │ │ │ │ │ - tsteq fp, r0, ror #3 │ │ │ │ │ + @ instruction: 0x011b71d8 │ │ │ │ │ andle r0, r0, r4, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq ip, r4, #8, 18 @ 0x20000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b71f0 │ │ │ │ │ + tsteq fp, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r2 │ │ │ │ │ + tsteq fp, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x011b71f8 │ │ │ │ │ + eoreq ip, r4, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ - eoreq ip, r4, #32, 18 @ 0x80000 │ │ │ │ │ - tsteq fp, r8, lsl #4 │ │ │ │ │ andle r2, r2, r8, ror #18 │ │ │ │ │ - tsteq fp, r0, lsl r2 │ │ │ │ │ + tsteq fp, r8, lsl #4 │ │ │ │ │ ldrdle r0, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq ip, r4, #80, 18 @ 0x140000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #4 │ │ │ │ │ + tsteq fp, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #4 │ │ │ │ │ + tsteq fp, r0, asr #4 │ │ │ │ │ + tsteq fp, r8, lsr #4 │ │ │ │ │ + eoreq ip, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ - eoreq ip, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ - tsteq fp, r8, lsr r2 │ │ │ │ │ andle r8, r4, lr, lsl r8 │ │ │ │ │ - tsteq fp, r0, asr #4 │ │ │ │ │ + tsteq fp, r8, lsr r2 │ │ │ │ │ andle r0, r0, r3, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq ip, r4, #152, 18 @ 0x260000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r2 │ │ │ │ │ + tsteq fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsr #5 │ │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b72b8 │ │ │ │ │ + eoreq ip, r4, #200, 18 @ 0x320000 │ │ │ │ │ + tsteq fp, r0, ror #4 │ │ │ │ │ + andle ip, r7, r8, asr #29 │ │ │ │ │ @ instruction: 0x011b7290 │ │ │ │ │ - eoreq ip, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + mulle r0, r1, r4 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r8, [r1], r8 │ │ │ │ │ cmpeq r0, r0, lsr fp @ │ │ │ │ │ @ instruction: 0x011b97d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ - tsteq fp, r8, lsr #5 │ │ │ │ │ - andle ip, r7, r8, asr #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #224, 18 @ 0x380000 │ │ │ │ │ tsteq fp, r0, lsl #5 │ │ │ │ │ tsteq r9, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ - @ instruction: 0x011b72b0 │ │ │ │ │ - mulle r0, r1, r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #200, 18 @ 0x320000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #5 │ │ │ │ │ + @ instruction: 0x011b72b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #5 │ │ │ │ │ - @ instruction: 0x011b72d0 │ │ │ │ │ - eoreq ip, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ @ instruction: 0x011b72d8 │ │ │ │ │ + tsteq fp, r0, asr #5 │ │ │ │ │ + eoreq ip, r4, #16, 20 @ 0x10000 │ │ │ │ │ + tsteq fp, r8, asr #5 │ │ │ │ │ andle sl, r4, r6, ror #21 │ │ │ │ │ - tsteq fp, r0, ror #5 │ │ │ │ │ + @ instruction: 0x011b72d0 │ │ │ │ │ andle r0, r0, lr, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq ip, r4, #40, 20 @ 0x28000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b72f0 │ │ │ │ │ + tsteq fp, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r3 │ │ │ │ │ - tsteq fp, r0, lsl #6 │ │ │ │ │ - eoreq ip, r4, #64, 20 @ 0x40000 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ + @ instruction: 0x011b72f0 │ │ │ │ │ + eoreq ip, r4, #88, 20 @ 0x58000 │ │ │ │ │ + @ instruction: 0x011b72f8 │ │ │ │ │ andle lr, r0, r2, lsl #27 │ │ │ │ │ - tsteq fp, r0, lsl r3 │ │ │ │ │ + tsteq fp, r0, lsl #6 │ │ │ │ │ andle r0, r0, sl, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq ip, r4, #112, 20 @ 0x70000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #6 │ │ │ │ │ + tsteq fp, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r3 │ │ │ │ │ + tsteq fp, r8, asr #6 │ │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ │ + eoreq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + tsteq fp, r8, lsr #6 │ │ │ │ │ + andle sl, r4, r9, lsl #26 │ │ │ │ │ tsteq fp, r0, asr #6 │ │ │ │ │ - eoreq ip, r4, #136, 20 @ 0x88000 │ │ │ │ │ + andle r0, r0, r3, lsl r1 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ tsteq pc, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f1098 │ │ │ │ │ - tsteq fp, r8, asr #6 │ │ │ │ │ - andle sl, r4, r9, lsl #26 │ │ │ │ │ - tsteq fp, r0, asr r3 │ │ │ │ │ - andle r0, r0, r3, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq ip, r4, #184, 20 @ 0xb8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #7 │ │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ │ + eoreq ip, r4, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #22 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7398 │ │ │ │ │ - tsteq fp, r0, lsl #7 │ │ │ │ │ - eoreq ip, r4, #208, 20 @ 0xd0000 │ │ │ │ │ - tsteq fp, r8, lsl #7 │ │ │ │ │ + tsteq fp, r8, ror r3 │ │ │ │ │ andle r8, r4, lr, lsl r9 │ │ │ │ │ - @ instruction: 0x011b7390 │ │ │ │ │ + tsteq fp, r0, lsl #7 │ │ │ │ │ andle r0, r0, r9, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq ip, r4, #0, 22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #7 │ │ │ │ │ + @ instruction: 0x011b7390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #7 │ │ │ │ │ - @ instruction: 0x011b73b0 │ │ │ │ │ - eoreq ip, r4, #24, 22 @ 0x6000 │ │ │ │ │ @ instruction: 0x011b73b8 │ │ │ │ │ + tsteq fp, r0, lsr #7 │ │ │ │ │ + eoreq ip, r4, #48, 22 @ 0xc000 │ │ │ │ │ + tsteq fp, r8, lsr #7 │ │ │ │ │ @ instruction: 0xd0048eb0 │ │ │ │ │ - tsteq fp, r0, asr #7 │ │ │ │ │ + @ instruction: 0x011b73b0 │ │ │ │ │ andle r0, r0, sl, asr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq ip, r4, #72, 22 @ 0x12000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b73f8 │ │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ │ + eoreq ip, r4, #120, 22 @ 0x1e000 │ │ │ │ │ @ instruction: 0x011b73d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r6, r0, lsl #8 │ │ │ │ │ cmpeq r0, r0, ror #22 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #8 │ │ │ │ │ - @ instruction: 0x011b73f0 │ │ │ │ │ - eoreq ip, r4, #96, 22 @ 0x18000 │ │ │ │ │ - @ instruction: 0x011b73f8 │ │ │ │ │ + tsteq fp, r8, ror #7 │ │ │ │ │ andle sp, r3, ip, lsr r4 │ │ │ │ │ - tsteq fp, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011b73f0 │ │ │ │ │ andle r0, r0, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq ip, r4, #144, 22 @ 0x24000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r4 │ │ │ │ │ + tsteq fp, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r4 │ │ │ │ │ - tsteq fp, r0, lsr #8 │ │ │ │ │ - eoreq ip, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ │ + tsteq fp, r0, lsl r4 │ │ │ │ │ + eoreq ip, r4, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq fp, r8, lsl r4 │ │ │ │ │ andle sp, r3, r9, asr #9 │ │ │ │ │ - tsteq fp, r0, lsr r4 │ │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ │ andle r0, r0, r8, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq ip, r4, #216, 22 @ 0x36000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #8 │ │ │ │ │ + tsteq fp, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #8 │ │ │ │ │ + tsteq fp, r8, lsr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror #8 │ │ │ │ │ + tsteq fp, r8, asr #8 │ │ │ │ │ + eoreq ip, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ │ - eoreq ip, r4, #240, 22 @ 0x3c000 │ │ │ │ │ - tsteq fp, r8, asr r4 │ │ │ │ │ andle fp, r8, r4, lsr r3 │ │ │ │ │ - tsteq fp, r0, ror #8 │ │ │ │ │ + tsteq fp, r8, asr r4 │ │ │ │ │ andle r0, r0, r7, ror #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq ip, r4, #32, 24 @ 0x2000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r4 │ │ │ │ │ + tsteq fp, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #9 │ │ │ │ │ + tsteq fp, r0, lsr #9 │ │ │ │ │ + tsteq fp, r8, ror r4 │ │ │ │ │ + eoreq ip, r4, #80, 24 @ 0x5000 │ │ │ │ │ tsteq fp, r0, lsl #9 │ │ │ │ │ - eoreq ip, r4, #56, 24 @ 0x3800 │ │ │ │ │ - tsteq fp, r8, lsl #9 │ │ │ │ │ andle fp, pc, pc, lsl lr @ │ │ │ │ │ - tsteq fp, r0, lsr #9 │ │ │ │ │ + tsteq fp, r8, lsl #9 │ │ │ │ │ andle r0, r0, r2, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #104, 24 @ 0x6800 │ │ │ │ │ @ instruction: 0x011b7498 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 4024 @ 0xfb8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #80, 24 @ 0x5000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #9 │ │ │ │ │ + tsteq fp, r8, lsr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr r6 │ │ │ │ │ @ instruction: 0x011b74b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, lsr #14 │ │ │ │ │ @ instruction: 0x0140fb90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r6 │ │ │ │ │ + tsteq fp, r8, asr #9 │ │ │ │ │ + eoreq ip, r4, #152, 24 @ 0x9800 │ │ │ │ │ tsteq fp, r0, ror #9 │ │ │ │ │ - eoreq ip, r4, #128, 24 @ 0x8000 │ │ │ │ │ + andle ip, pc, sl, rrx │ │ │ │ │ @ instruction: 0x011b74d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r8, lsr pc @ │ │ │ │ │ + adceq fp, pc, r8, lsl #30 │ │ │ │ │ smlaltbeq pc, r0, r8, fp @ │ │ │ │ │ tsteq fp, r8, ror #9 │ │ │ │ │ - andle ip, pc, sl, rrx │ │ │ │ │ - tsteq fp, r0, lsr r6 │ │ │ │ │ andle r0, r0, lr, asr #4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq ip, r4, #176, 24 @ 0xb000 │ │ │ │ │ @ instruction: 0x011b74f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, asr #23 │ │ │ │ │ smlalbteq pc, r0, r0, fp @ │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ sbceq r3, r0, r0, lsr #27 │ │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ │ @@ -2585340,15 +2585112,15 @@ │ │ │ │ │ tsteq fp, r0, lsr #10 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ tsteq fp, r8, lsr #10 │ │ │ │ │ ldrheq r9, [r4], #32 │ │ │ │ │ tsteq fp, r0, lsr r5 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq fp, r8, lsr r5 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r0, asr r5 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ @@ -2585396,225 +2585168,225 @@ │ │ │ │ │ tsteq fp, r0, lsl #12 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ tsteq fp, r0, lsl r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r8, asr r5 │ │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #152, 24 @ 0x9800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #12 │ │ │ │ │ + tsteq fp, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #12 │ │ │ │ │ + tsteq fp, r0, ror #12 │ │ │ │ │ + tsteq fp, r8, asr #12 │ │ │ │ │ + eoreq ip, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ │ - eoreq ip, r4, #200, 24 @ 0xc800 │ │ │ │ │ - tsteq fp, r8, asr r6 │ │ │ │ │ andle fp, r3, r6, asr fp │ │ │ │ │ - tsteq fp, r0, ror #12 │ │ │ │ │ + tsteq fp, r8, asr r6 │ │ │ │ │ mulle r0, r5, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq ip, r4, #248, 24 @ 0xf800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r6 │ │ │ │ │ + tsteq fp, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7698 │ │ │ │ │ + @ instruction: 0x011b7690 │ │ │ │ │ + tsteq fp, r8, ror r6 │ │ │ │ │ + eoreq ip, r4, #40, 26 @ 0xa00 │ │ │ │ │ tsteq fp, r0, lsl #13 │ │ │ │ │ - eoreq ip, r4, #16, 26 @ 0x400 │ │ │ │ │ - tsteq fp, r8, lsl #13 │ │ │ │ │ andle ip, r0, r6, lsl #15 │ │ │ │ │ - @ instruction: 0x011b7690 │ │ │ │ │ + tsteq fp, r8, lsl #13 │ │ │ │ │ andle r0, r0, r3, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq ip, r4, #64, 26 @ 0x1000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #13 │ │ │ │ │ + @ instruction: 0x011b7698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #13 │ │ │ │ │ + tsteq fp, r0, asr #13 │ │ │ │ │ + tsteq fp, r8, lsr #13 │ │ │ │ │ + eoreq ip, r4, #112, 26 @ 0x1c00 │ │ │ │ │ @ instruction: 0x011b76b0 │ │ │ │ │ - eoreq ip, r4, #88, 26 @ 0x1600 │ │ │ │ │ - @ instruction: 0x011b76b8 │ │ │ │ │ andle fp, r8, r8, lsr #9 │ │ │ │ │ - tsteq fp, r0, asr #13 │ │ │ │ │ + @ instruction: 0x011b76b8 │ │ │ │ │ andle r0, r0, r4, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq ip, r4, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b76d0 │ │ │ │ │ + tsteq fp, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b76f8 │ │ │ │ │ + @ instruction: 0x011b76f0 │ │ │ │ │ + @ instruction: 0x011b76d8 │ │ │ │ │ + eoreq ip, r4, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ - eoreq ip, r4, #160, 26 @ 0x2800 │ │ │ │ │ - tsteq fp, r8, ror #13 │ │ │ │ │ andle r9, r4, pc, lsr #2 │ │ │ │ │ - @ instruction: 0x011b76f0 │ │ │ │ │ + tsteq fp, r8, ror #13 │ │ │ │ │ andle r0, r0, lr, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq ip, r4, #208, 26 @ 0x3400 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x011b76f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ │ + tsteq fp, r8, asr #14 │ │ │ │ │ + tsteq fp, r0, lsr #14 │ │ │ │ │ + eoreq ip, r4, #0, 28 │ │ │ │ │ @ instruction: 0x011c05b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011b8290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ │ - eoreq ip, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + ldrdle r9, [r4], -pc @ │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ tsteq fp, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ - ldrdle r9, [r4], -pc @ │ │ │ │ │ - tsteq fp, r8, asr #14 │ │ │ │ │ ldrdle r0, [r0], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #0, 28 │ │ │ │ │ + eoreq ip, r4, #24, 28 @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #14 │ │ │ │ │ + tsteq fp, r0, asr r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #15 │ │ │ │ │ tsteq fp, r0, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq pc, [r0, #-184] @ 0xffffff48 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7790 │ │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ │ + eoreq ip, r4, #72, 28 @ 0x480 │ │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ │ - eoreq ip, r4, #48, 28 @ 0x300 │ │ │ │ │ - tsteq fp, r0, lsl #15 │ │ │ │ │ andle r9, r4, r6, asr #3 │ │ │ │ │ - tsteq fp, r8, lsl #15 │ │ │ │ │ + tsteq fp, r0, lsl #15 │ │ │ │ │ @ instruction: 0xd0000dbc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq ip, r4, #96, 28 @ 0x600 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7798 │ │ │ │ │ + @ instruction: 0x011b7790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #15 │ │ │ │ │ + @ instruction: 0x011b77b8 │ │ │ │ │ + tsteq fp, r0, lsr #15 │ │ │ │ │ + eoreq ip, r4, #144, 28 @ 0x900 │ │ │ │ │ tsteq fp, r8, lsr #15 │ │ │ │ │ - eoreq ip, r4, #120, 28 @ 0x780 │ │ │ │ │ - @ instruction: 0x011b77b0 │ │ │ │ │ andle sl, r4, r2, asr #1 │ │ │ │ │ - @ instruction: 0x011b77b8 │ │ │ │ │ + @ instruction: 0x011b77b0 │ │ │ │ │ andle r0, r0, r2, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq ip, r4, #168, 28 @ 0xa80 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b77d8 │ │ │ │ │ + @ instruction: 0x011b77f8 │ │ │ │ │ @ instruction: 0x011b77d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq sp, r0, r3, r7 │ │ │ │ │ strdeq pc, [r0, #-176] @ 0xffffff50 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #16 │ │ │ │ │ + tsteq fp, r0, ror #15 │ │ │ │ │ + eoreq ip, r4, #216, 28 @ 0xd80 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ - eoreq ip, r4, #192, 28 @ 0xc00 │ │ │ │ │ - @ instruction: 0x011b77f0 │ │ │ │ │ andle sl, r4, sp, lsl #10 │ │ │ │ │ - @ instruction: 0x011b77f8 │ │ │ │ │ + @ instruction: 0x011b77f0 │ │ │ │ │ andle r0, r0, r3, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq ip, r4, #240, 28 @ 0xf00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r8 │ │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #16 │ │ │ │ │ - tsteq fp, r0, lsr #16 │ │ │ │ │ - eoreq ip, r4, #8, 30 │ │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ │ + tsteq fp, r0, lsl r8 │ │ │ │ │ + eoreq ip, r4, #32, 30 @ 0x80 │ │ │ │ │ + tsteq fp, r8, lsl r8 │ │ │ │ │ strdle sl, [r4], -r5 │ │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ │ + tsteq fp, r0, lsr #16 │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq ip, r4, #56, 30 @ 0xe0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #16 │ │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, asr #27 │ │ │ │ │ cmpeq r0, r8, lsl #24 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r8 │ │ │ │ │ - tsteq fp, r0, ror #16 │ │ │ │ │ - eoreq ip, r4, #80, 30 @ 0x140 │ │ │ │ │ - tsteq fp, r8, ror #16 │ │ │ │ │ + eoreq ip, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + tsteq fp, r8, asr r8 │ │ │ │ │ strdle sl, [r4], -r7 │ │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ │ + tsteq fp, r0, ror #16 │ │ │ │ │ andle r0, r0, r3, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq ip, r4, #128, 30 @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #17 │ │ │ │ │ + tsteq fp, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #17 │ │ │ │ │ - @ instruction: 0x011b7890 │ │ │ │ │ - eoreq ip, r4, #152, 30 @ 0x260 │ │ │ │ │ @ instruction: 0x011b7898 │ │ │ │ │ + tsteq fp, r0, lsl #17 │ │ │ │ │ + eoreq ip, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + tsteq fp, r8, lsl #17 │ │ │ │ │ mulle r4, pc, r6 @ │ │ │ │ │ - tsteq fp, r0, lsr #17 │ │ │ │ │ + @ instruction: 0x011b7890 │ │ │ │ │ andle r1, r0, r4, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq ip, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq ip, r4, #200, 30 @ 0x320 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl r9 │ │ │ │ │ tsteq fp, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ cmpeq r0, r0, lsr #24 @ │ │ │ │ │ @ instruction: 0x011b78b8 │ │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #18 │ │ │ │ │ + eoreq sp, r4, #8 │ │ │ │ │ + tsteq fp, r0, lsl #18 │ │ │ │ │ + andle ip, r4, r4, ror #23 │ │ │ │ │ @ instruction: 0x011b78f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, ip, r8, lsr #5 │ │ │ │ │ cmpeq r0, r8, lsr ip @ │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ - eoreq ip, r4, #224, 30 @ 0x380 │ │ │ │ │ - tsteq fp, r0, lsl r9 │ │ │ │ │ - andle ip, r4, r4, ror #23 │ │ │ │ │ - tsteq fp, r8, lsl r9 │ │ │ │ │ andle r1, r0, r4, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #8 │ │ │ │ │ + eoreq sp, r4, #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #18 │ │ │ │ │ + tsteq fp, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r9 │ │ │ │ │ - tsteq fp, r8, lsr r9 │ │ │ │ │ - eoreq sp, r4, #56 @ 0x38 │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ + tsteq fp, r8, lsr #18 │ │ │ │ │ + eoreq sp, r4, #80 @ 0x50 │ │ │ │ │ + tsteq fp, r0, lsr r9 │ │ │ │ │ ldrdle sp, [r4], -r1 │ │ │ │ │ - tsteq fp, r8, asr #18 │ │ │ │ │ + tsteq fp, r8, lsr r9 │ │ │ │ │ andle r0, r0, r2, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #80 @ 0x50 │ │ │ │ │ + eoreq sp, r4, #104 @ 0x68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r9 │ │ │ │ │ + tsteq fp, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #19 │ │ │ │ │ + tsteq fp, r8, asr #19 │ │ │ │ │ + tsteq fp, r8, asr r9 │ │ │ │ │ + eoreq sp, r4, #152 @ 0x98 │ │ │ │ │ + tsteq fp, r8, lsr #19 │ │ │ │ │ + mulle r4, ip, r7 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r0, asr #26 │ │ │ │ │ cmpeq r0, r0, asr ip @ │ │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ │ smlaltbeq r4, r0, r8, r5 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ @@ -2585626,205 +2585398,205 @@ │ │ │ │ │ @ instruction: 0x011b7998 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ tsteq fp, r0, lsr #19 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ │ @ instruction: 0x011b79b0 │ │ │ │ │ - eoreq sp, r4, #128 @ 0x80 │ │ │ │ │ - tsteq fp, r8, asr #19 │ │ │ │ │ - mulle r4, ip, r7 │ │ │ │ │ + andle r1, r0, r0, asr #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq sp, r4, #176 @ 0xb0 │ │ │ │ │ tsteq fp, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, ror #24 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b79d0 │ │ │ │ │ - andle r1, r0, r0, asr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #152 @ 0x98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq pc, r0, r0, ip @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b79f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl sl │ │ │ │ │ - tsteq fp, r0, lsl #20 │ │ │ │ │ - eoreq sp, r4, #200 @ 0xc8 │ │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ │ + eoreq sp, r4, #224 @ 0xe0 │ │ │ │ │ + @ instruction: 0x011b79f8 │ │ │ │ │ @ instruction: 0xd004fab1 │ │ │ │ │ - tsteq fp, r0, lsl sl │ │ │ │ │ + tsteq fp, r0, lsl #20 │ │ │ │ │ mulle r0, fp, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq sp, r4, #248 @ 0xf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #20 │ │ │ │ │ + tsteq fp, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr sl │ │ │ │ │ - tsteq fp, r0, lsr sl │ │ │ │ │ - eoreq sp, r4, #16, 2 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ + tsteq fp, r0, lsr #20 │ │ │ │ │ + eoreq sp, r4, #40, 2 │ │ │ │ │ + tsteq fp, r8, lsr #20 │ │ │ │ │ @ instruction: 0xd00504b9 │ │ │ │ │ - tsteq fp, r0, asr #20 │ │ │ │ │ + tsteq fp, r0, lsr sl │ │ │ │ │ andle r0, r0, r6, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #40, 2 │ │ │ │ │ + eoreq sp, r4, #64, 2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror sl │ │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r0, pc, r0, lsl #9 │ │ │ │ │ @ instruction: 0x0140fc98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #21 │ │ │ │ │ - tsteq fp, r0, ror sl │ │ │ │ │ - eoreq sp, r4, #88, 2 │ │ │ │ │ - tsteq fp, r8, ror sl │ │ │ │ │ + eoreq sp, r4, #112, 2 │ │ │ │ │ + tsteq fp, r8, ror #20 │ │ │ │ │ andle r0, r5, r8, lsl #12 │ │ │ │ │ - tsteq fp, r0, lsl #21 │ │ │ │ │ + tsteq fp, r0, ror sl │ │ │ │ │ andle r0, r0, r5, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #112, 2 │ │ │ │ │ + eoreq sp, r4, #136, 2 @ 0x22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7a90 │ │ │ │ │ + tsteq fp, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #21 │ │ │ │ │ - tsteq fp, r0, lsr #21 │ │ │ │ │ - eoreq sp, r4, #160, 2 @ 0x28 │ │ │ │ │ tsteq fp, r8, lsr #21 │ │ │ │ │ + @ instruction: 0x011b7a90 │ │ │ │ │ + eoreq sp, r4, #184, 2 @ 0x2e │ │ │ │ │ + @ instruction: 0x011b7a98 │ │ │ │ │ andle r0, r5, sl, lsr sp │ │ │ │ │ - @ instruction: 0x011b7ab0 │ │ │ │ │ + tsteq fp, r0, lsr #21 │ │ │ │ │ andle r0, r0, r7, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq sp, r4, #208, 2 @ 0x34 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b7ab0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #21 │ │ │ │ │ tsteq fp, r0, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r1, r8, asr ip │ │ │ │ │ strheq pc, [r0, #-192] @ 0xffffff40 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b7ad0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7af8 │ │ │ │ │ - tsteq fp, r0, ror #21 │ │ │ │ │ - eoreq sp, r4, #232, 2 @ 0x3a │ │ │ │ │ - tsteq fp, r8, ror #21 │ │ │ │ │ + eoreq sp, r4, #0, 4 │ │ │ │ │ + @ instruction: 0x011b7ad8 │ │ │ │ │ andle r0, r5, r2, asr pc │ │ │ │ │ - @ instruction: 0x011b7af0 │ │ │ │ │ + tsteq fp, r0, ror #21 │ │ │ │ │ andle r0, r0, r5, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #0, 4 │ │ │ │ │ + eoreq sp, r4, #24, 4 @ 0x80000001 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x011b7af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr fp │ │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ │ - eoreq sp, r4, #48, 4 │ │ │ │ │ - tsteq fp, r8, lsl fp │ │ │ │ │ + tsteq fp, r0, lsl #22 │ │ │ │ │ + eoreq sp, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + tsteq fp, r8, lsl #22 │ │ │ │ │ andle ip, pc, sp, asr #5 │ │ │ │ │ - tsteq fp, r0, lsr #22 │ │ │ │ │ + tsteq fp, r8, lsl fp │ │ │ │ │ andle r0, r0, sl, asr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq sp, r4, #96, 4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsr fp │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq pc, r0, r8, ip @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror fp │ │ │ │ │ + tsteq fp, r0, ror fp │ │ │ │ │ + tsteq fp, r8, asr fp │ │ │ │ │ + eoreq sp, r4, #144, 4 │ │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, lsl #12 │ │ │ │ │ smlaltteq pc, r0, r0, ip @ │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ - eoreq sp, r4, #120, 4 @ 0x80000007 │ │ │ │ │ - tsteq fp, r8, ror #22 │ │ │ │ │ @ instruction: 0xd008b5b1 │ │ │ │ │ - tsteq fp, r0, ror fp │ │ │ │ │ + tsteq fp, r8, ror #22 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #144, 4 │ │ │ │ │ + eoreq sp, r4, #168, 4 @ 0x8000000a │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #23 │ │ │ │ │ + tsteq fp, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #23 │ │ │ │ │ + tsteq fp, r0, lsr #23 │ │ │ │ │ + tsteq fp, r8, lsl #23 │ │ │ │ │ + eoreq sp, r4, #216, 4 @ 0x8000000d │ │ │ │ │ @ instruction: 0x011b7b90 │ │ │ │ │ - eoreq sp, r4, #192, 4 │ │ │ │ │ - @ instruction: 0x011b7b98 │ │ │ │ │ andle ip, pc, r0, asr #10 │ │ │ │ │ - tsteq fp, r0, lsr #23 │ │ │ │ │ + @ instruction: 0x011b7b98 │ │ │ │ │ strhle r0, [r0], -sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq sp, r4, #240, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7bb0 │ │ │ │ │ + tsteq fp, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7bd8 │ │ │ │ │ + @ instruction: 0x011b7bd0 │ │ │ │ │ + @ instruction: 0x011b7bb8 │ │ │ │ │ + eoreq sp, r4, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq fp, r0, asr #23 │ │ │ │ │ - eoreq sp, r4, #8, 6 @ 0x20000000 │ │ │ │ │ - tsteq fp, r8, asr #23 │ │ │ │ │ andle ip, pc, r6, lsl #12 │ │ │ │ │ - @ instruction: 0x011b7bd0 │ │ │ │ │ + tsteq fp, r8, asr #23 │ │ │ │ │ andle r0, r0, r1, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq sp, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #23 │ │ │ │ │ + @ instruction: 0x011b7bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #24 │ │ │ │ │ + tsteq fp, r8, lsl #24 │ │ │ │ │ + tsteq fp, r8, ror #23 │ │ │ │ │ + eoreq sp, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x011b7bf0 │ │ │ │ │ - eoreq sp, r4, #80, 6 @ 0x40000001 │ │ │ │ │ - tsteq fp, r0, lsl #24 │ │ │ │ │ andle ip, pc, r8, asr r7 @ │ │ │ │ │ + tsteq fp, r0, lsl #24 │ │ │ │ │ + andle r0, r0, r2, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq sp, r0, r0, r0 │ │ │ │ │ - tsteq fp, r8, lsl #24 │ │ │ │ │ - andle r0, r0, r2, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq sp, r4, #128, 6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #24 │ │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq pc, [r0, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror ip │ │ │ │ │ + tsteq fp, r0, ror ip │ │ │ │ │ + tsteq fp, r8, asr ip │ │ │ │ │ + eoreq sp, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r0, r8, lsl #20 │ │ │ │ │ cmpeq r0, r0, lsl sp @ │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ │ tsteq fp, r0, ror #24 │ │ │ │ │ - eoreq sp, r4, #152, 6 @ 0x60000002 │ │ │ │ │ - tsteq fp, r8, ror #24 │ │ │ │ │ andle r2, r2, fp, asr #26 │ │ │ │ │ - tsteq fp, r0, ror ip │ │ │ │ │ + tsteq fp, r8, ror #24 │ │ │ │ │ andle r0, r0, sl, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq sp, r4, #200, 6 @ 0x20000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #25 │ │ │ │ │ + tsteq fp, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #25 │ │ │ │ │ + tsteq fp, r0, lsr #25 │ │ │ │ │ + tsteq fp, r8, lsl #25 │ │ │ │ │ + eoreq sp, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ @ instruction: 0x011b7c90 │ │ │ │ │ - eoreq sp, r4, #224, 6 @ 0x80000003 │ │ │ │ │ - @ instruction: 0x011b7c98 │ │ │ │ │ andle r2, r2, r1, lsr #14 │ │ │ │ │ - tsteq fp, r0, lsr #25 │ │ │ │ │ + @ instruction: 0x011b7c98 │ │ │ │ │ andle r0, r0, sp, lsl r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq sp, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq sp, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b7cb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #25 │ │ │ │ │ tsteq fp, r0, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r8, lsr ip │ │ │ │ │ @@ -2585832,221 +2585604,221 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b7cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b7cd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ │ - @ instruction: 0x011b7cf8 │ │ │ │ │ - eoreq sp, r4, #40, 8 @ 0x28000000 │ │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x011b7cf0 │ │ │ │ │ + eoreq sp, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + @ instruction: 0x011b7cf8 │ │ │ │ │ andle r0, fp, r3, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sp, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl sp │ │ │ │ │ + tsteq fp, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #26 │ │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ │ - eoreq sp, r4, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ │ + tsteq fp, r8, lsl sp │ │ │ │ │ + eoreq sp, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + tsteq fp, r0, lsr #26 │ │ │ │ │ ldrdle r4, [r4], -r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r2, r0, r3, lsr #6 │ │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01175cb0 │ │ │ │ │ cmpeq r0, r0, asr #26 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r2, r0, r3, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #26 │ │ │ │ │ + tsteq fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #26 │ │ │ │ │ - tsteq fp, r8, asr sp │ │ │ │ │ - eoreq sp, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq fp, r0, ror #26 │ │ │ │ │ + tsteq fp, r0, asr sp │ │ │ │ │ + eoreq sp, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + tsteq fp, r8, asr sp │ │ │ │ │ andle sp, r2, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ │ + tsteq fp, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7d90 │ │ │ │ │ - tsteq fp, r0, lsl #27 │ │ │ │ │ - eoreq sp, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ + tsteq fp, r8, ror sp │ │ │ │ │ + eoreq sp, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ + tsteq fp, r0, lsl #27 │ │ │ │ │ andle r9, r4, sl, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r2, [r0], -ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7db0 │ │ │ │ │ + @ instruction: 0x011b7d90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b7dd8 │ │ │ │ │ tsteq fp, r0, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [r5], r8 │ │ │ │ │ cmpeq r0, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ svcvc 0x00ffffff │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #27 │ │ │ │ │ + @ instruction: 0x011b7db8 │ │ │ │ │ + eoreq sp, r4, #0, 10 │ │ │ │ │ @ instruction: 0x011b7dd0 │ │ │ │ │ - eoreq sp, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + strdle sp, [sl], -pc @ │ │ │ │ │ tsteq fp, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq pc, [fp, -r8] │ │ │ │ │ hvceq 4048 @ 0xfd0 │ │ │ │ │ - @ instruction: 0x011b7dd8 │ │ │ │ │ - strdle sp, [sl], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, sp, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #27 │ │ │ │ │ + tsteq fp, r0, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #28 │ │ │ │ │ - @ instruction: 0x011b7df8 │ │ │ │ │ - eoreq sp, r4, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ │ + @ instruction: 0x011b7df0 │ │ │ │ │ + eoreq sp, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + @ instruction: 0x011b7df8 │ │ │ │ │ mulle r8, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r2, [r0], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl lr │ │ │ │ │ + tsteq fp, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #28 │ │ │ │ │ - tsteq fp, r0, lsr #28 │ │ │ │ │ - eoreq sp, r4, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq fp, r8, lsr #28 │ │ │ │ │ + tsteq fp, r8, lsl lr │ │ │ │ │ + eoreq sp, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + tsteq fp, r0, lsr #28 │ │ │ │ │ andle r6, r6, pc, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhle r2, [r0], -r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #28 │ │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r6, r8, lsr #20 │ │ │ │ │ smlalbbeq pc, r0, r8, sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #28 │ │ │ │ │ - tsteq fp, r8, asr lr │ │ │ │ │ - eoreq sp, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ + tsteq fp, r0, asr lr │ │ │ │ │ + eoreq sp, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + tsteq fp, r8, asr lr │ │ │ │ │ andle r2, fp, r3, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, fp, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror lr │ │ │ │ │ + tsteq fp, r8, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7e90 │ │ │ │ │ - tsteq fp, r0, lsl #29 │ │ │ │ │ - eoreq sp, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ tsteq fp, r8, lsl #29 │ │ │ │ │ + tsteq fp, r8, ror lr │ │ │ │ │ + eoreq sp, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + tsteq fp, r0, lsl #29 │ │ │ │ │ andle lr, r8, r1, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7e98 │ │ │ │ │ + @ instruction: 0x011b7e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7ed8 │ │ │ │ │ + @ instruction: 0x011b7ed0 │ │ │ │ │ + @ instruction: 0x011b7eb0 │ │ │ │ │ + eoreq sp, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq pc, r0, r0, sp @ │ │ │ │ │ @ instruction: 0x011b7eb8 │ │ │ │ │ - eoreq sp, r4, #216, 10 @ 0x36000000 │ │ │ │ │ - @ instruction: 0x011b7ed0 │ │ │ │ │ andle r0, r2, r4, lsl #29 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, r1, asr r0 │ │ │ │ │ tsteq fp, r8, asr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sp, pc, r8, ror r9 @ │ │ │ │ │ strheq pc, [r0, #-216] @ 0xffffff28 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, r1, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7ef0 │ │ │ │ │ + @ instruction: 0x011b7ed8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #30 │ │ │ │ │ tsteq fp, r8, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r6, r0, lsr #6 │ │ │ │ │ ldrdeq pc, [r0, #-208] @ 0xffffff30 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl pc │ │ │ │ │ + @ instruction: 0x011b7ef8 │ │ │ │ │ + eoreq sp, r4, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq fp, r0, lsl #30 │ │ │ │ │ - eoreq sp, r4, #8, 12 @ 0x800000 │ │ │ │ │ - tsteq fp, r8, lsl #30 │ │ │ │ │ andle sl, r1, r4, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl pc │ │ │ │ │ + tsteq fp, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr pc │ │ │ │ │ - tsteq fp, r8, lsr #30 │ │ │ │ │ - eoreq sp, r4, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq fp, r0, lsr pc │ │ │ │ │ + tsteq fp, r0, lsr #30 │ │ │ │ │ + eoreq sp, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + tsteq fp, r8, lsr #30 │ │ │ │ │ andle fp, r1, r5, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #30 │ │ │ │ │ + tsteq fp, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #31 │ │ │ │ │ + tsteq fp, r8, ror #30 │ │ │ │ │ + tsteq fp, r8, asr #30 │ │ │ │ │ + eoreq sp, r4, #128, 12 @ 0x8000000 │ │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ │ - eoreq sp, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + andle fp, r1, sp, lsl r8 │ │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq pc, r0, r8, sp @ │ │ │ │ │ - tsteq fp, r8, ror #30 │ │ │ │ │ - andle fp, r1, sp, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, fp, r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl #31 │ │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, lr, r8, asr #4 │ │ │ │ │ cmpeq r0, r0, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b7fb8 │ │ │ │ │ + @ instruction: 0x011b7fb0 │ │ │ │ │ + tsteq fp, r0, lsr #31 │ │ │ │ │ + eoreq sp, r4, #176, 12 @ 0xb000000 │ │ │ │ │ @ instruction: 0x011b7f98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, sp, r8, asr #1 │ │ │ │ │ cmpeq r0, r8, lsl lr @ │ │ │ │ │ tsteq fp, r8, lsr #31 │ │ │ │ │ - eoreq sp, r4, #152, 12 @ 0x9800000 │ │ │ │ │ - @ instruction: 0x011b7fb0 │ │ │ │ │ andle sl, r1, ip, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #31 │ │ │ │ │ + @ instruction: 0x011b7fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #31 │ │ │ │ │ @ instruction: 0x011b7fd0 │ │ │ │ │ - eoreq sp, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + tsteq fp, r8, asr #31 │ │ │ │ │ + eoreq sp, r4, #224, 12 @ 0xe000000 │ │ │ │ │ @ instruction: 0x011b7fd8 │ │ │ │ │ andle sl, r5, r1, asr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ │ @ instruction: 0x011b7ff8 │ │ │ │ │ - eoreq sp, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + eoreq sp, r4, #16, 14 @ 0x400000 │ │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ │ andle r7, r0, r4, asr r8 │ │ │ │ │ @ instruction: 0x00508b96 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ - addeq r2, r0, r8, asr #7 │ │ │ │ │ - rscseq r7, sl, r8, ror #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r0, lsl #28 │ │ │ │ │ + ldccc 15, cr3, [sl, #496]! @ 0x1f0 │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ + andeq r0, r0, pc │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq pc, fp, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ @@ -2586101,18 +2585873,18 @@ │ │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smlalbbeq pc, lr, r0, r2 @ │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ + addeq r2, r0, r8, asr #7 │ │ │ │ │ + rscseq r7, sl, r8, ror #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r2, r0, r0 │ │ │ │ │ - andeq r2, r0, r0 │ │ │ │ │ + andeq pc, r0, r0, lsl #28 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq lr, r9, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ @@ -2586173,36 +2585945,36 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq pc, r9, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsl #6 │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ - andeq r0, r0, ip │ │ │ │ │ + andeq r2, r0, r0 │ │ │ │ │ + andeq r2, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smlalbbeq pc, lr, r0, r2 @ │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, lsl r3 │ │ │ │ │ + ldccc 15, cr3, [sl, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ │ + tsteq fp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsl r3 │ │ │ │ │ - andeq r0, r0, sl, lsl r0 │ │ │ │ │ - andeq r0, r0, sl, lsl r0 │ │ │ │ │ + ldccc 15, cr3, [sl, #608]! @ 0x260 │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ + andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbcseq lr, r8, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @@ -2586243,44 +2586015,44 @@ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq pc, r7, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r8, lsl pc │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ + ldccc 15, cr3, [sl, #656]! @ 0x290 │ │ │ │ │ + andeq r0, r0, sl, lsl r0 │ │ │ │ │ + andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #7 │ │ │ │ │ + @ instruction: 0x011b8398 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b8398 │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, ror #6 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ │ + addeq sp, r8, r0, lsr #30 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b83b0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r8, ror #6 │ │ │ │ │ + ldccc 15, cr3, [sl, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01644398 │ │ │ │ │ + cmpeq r4, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + ldccc 15, cr3, [sl, #960]! @ 0x3c0 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r0, asr #22 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ sbceq r9, r7, r0, asr #22 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ @@ -2587054,234 +2586826,234 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r0, ror #9 │ │ │ │ │ cmpeq r5, r5, asr #26 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ - adcseq r0, ip, r0, lsl #23 │ │ │ │ │ + adcseq r8, ip, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, asr r5 │ │ │ │ │ cmpeq r0, r0, lsr lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sp, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ │ - eoreq sp, r4, #40, 14 @ 0xa00000 │ │ │ │ │ + eoreq sp, r4, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ │ andle sl, r5, r0, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ │ tsteq fp, r0, rrx │ │ │ │ │ - eoreq sp, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + eoreq sp, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ andle lr, fp, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r2, [r0], -pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #1 │ │ │ │ │ tsteq fp, r0, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ │ @ instruction: 0x011b9098 │ │ │ │ │ - eoreq sp, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + eoreq sp, r4, #160, 14 @ 0x2800000 │ │ │ │ │ tsteq fp, r0, lsr #1 │ │ │ │ │ strdle pc, [sl], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [fp, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [fp, -r0] │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ - eoreq sp, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + eoreq sp, r4, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ andle r5, sl, pc, rrx │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [fp, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [fp, -r8] │ │ │ │ │ tsteq fp, r8, ror #1 │ │ │ │ │ - eoreq sp, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + eoreq sp, r4, #0, 16 │ │ │ │ │ ldrsheq r9, [fp, -r0] │ │ │ │ │ andle sl, fp, r4, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00039b9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ - eoreq sp, r4, #24, 16 @ 0x180000 │ │ │ │ │ + eoreq sp, r4, #48, 16 @ 0x300000 │ │ │ │ │ tsteq fp, r8, lsl r1 │ │ │ │ │ andle r8, r6, r1, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r6, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ - eoreq sp, r4, #72, 16 @ 0x480000 │ │ │ │ │ + eoreq sp, r4, #96, 16 @ 0x600000 │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ andle sl, r5, sp, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sp, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ │ - eoreq sp, r4, #120, 16 @ 0x780000 │ │ │ │ │ + eoreq sp, r4, #144, 16 @ 0x900000 │ │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ │ @ instruction: 0xd008edb2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #3 │ │ │ │ │ @ instruction: 0x011b9198 │ │ │ │ │ - eoreq sp, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + eoreq sp, r4, #192, 16 @ 0xc00000 │ │ │ │ │ @ instruction: 0x011b9190 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r9, r0, ror #15 │ │ │ │ │ cmpeq r0, r0, ror #28 @ │ │ │ │ │ tsteq fp, r0, lsr #3 │ │ │ │ │ ldrdle r9, [r7], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r1, [r0], -r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b91b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b91d0 │ │ │ │ │ tsteq fp, r0, asr #3 │ │ │ │ │ - eoreq sp, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + eoreq sp, r4, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq fp, r8, asr #3 │ │ │ │ │ andle pc, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r1, [r0], -r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b91d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b91f8 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ - eoreq sp, r4, #8, 18 @ 0x20000 │ │ │ │ │ + eoreq sp, r4, #32, 18 @ 0x80000 │ │ │ │ │ @ instruction: 0x011b91f0 │ │ │ │ │ andle lr, r9, r1, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r8, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #4 │ │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ │ - eoreq sp, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + eoreq sp, r4, #80, 18 @ 0x140000 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ andle r5, r0, r2, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r5, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ │ - eoreq sp, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + eoreq sp, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ │ andle r5, sl, ip, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, fp, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ - eoreq sp, r4, #152, 18 @ 0x260000 │ │ │ │ │ + eoreq sp, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ │ andle sl, r0, ip, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00066bb │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #5 │ │ │ │ │ tsteq fp, r8, lsl #5 │ │ │ │ │ - eoreq sp, r4, #200, 18 @ 0x320000 │ │ │ │ │ + eoreq sp, r4, #224, 18 @ 0x380000 │ │ │ │ │ @ instruction: 0x011b9290 │ │ │ │ │ andle r7, r9, r4, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, r7, lsr #8 │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r8, lsl #19 │ │ │ │ │ hvceq 4072 @ 0xfe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b92b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b92d0 │ │ │ │ │ tsteq fp, r0, asr #5 │ │ │ │ │ - eoreq sp, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + eoreq sp, r4, #16, 20 @ 0x10000 │ │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ │ andle fp, lr, r9, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, r4, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b92d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b92f8 │ │ │ │ │ tsteq fp, r8, ror #5 │ │ │ │ │ - eoreq sp, r4, #40, 20 @ 0x28000 │ │ │ │ │ + eoreq sp, r4, #64, 20 @ 0x40000 │ │ │ │ │ @ instruction: 0x011b92f0 │ │ │ │ │ andle r8, ip, r9, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r6, r0, r6, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ │ tsteq fp, r0, lsl r3 │ │ │ │ │ - eoreq sp, r4, #88, 20 @ 0x58000 │ │ │ │ │ + eoreq sp, r4, #112, 20 @ 0x70000 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ strdle r1, [r1], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r7, r0, r7, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ │ - eoreq sp, r4, #136, 20 @ 0x88000 │ │ │ │ │ + eoreq sp, r4, #160, 20 @ 0xa0000 │ │ │ │ │ tsteq fp, r0, asr #6 │ │ │ │ │ andle r4, ip, lr, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r2, [r0], -lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b9390 │ │ │ │ │ @ instruction: 0x011b7298 │ │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ tsteq fp, r0, lsl #7 │ │ │ │ │ - eoreq sp, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + eoreq sp, r4, #208, 20 @ 0xd0000 │ │ │ │ │ tsteq fp, r8, asr r3 │ │ │ │ │ @ instruction: 0x01194290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ andle r6, ip, r8, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2587289,15 +2587061,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #7 │ │ │ │ │ @ instruction: 0x011b93b0 │ │ │ │ │ - eoreq sp, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + eoreq sp, r4, #0, 22 │ │ │ │ │ @ instruction: 0x011b93b8 │ │ │ │ │ andle pc, sp, sl, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r3, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2587306,62 +2587078,62 @@ │ │ │ │ │ sbceq sl, r0, r8, asr pc │ │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ │ @ instruction: 0x011b93d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ @ instruction: 0x011b93f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, lsl #13 │ │ │ │ │ + adcseq r8, r5, r0, lsr #12 │ │ │ │ │ @ instruction: 0x0140fe90 │ │ │ │ │ tsteq fp, r0, lsl #8 │ │ │ │ │ - eoreq sp, r4, #24, 22 @ 0x6000 │ │ │ │ │ + eoreq sp, r4, #48, 22 @ 0xc000 │ │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ │ andle pc, r4, r7, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r6, r0, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r4 │ │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ │ - eoreq sp, r4, #72, 22 @ 0x12000 │ │ │ │ │ + eoreq sp, r4, #96, 22 @ 0x18000 │ │ │ │ │ tsteq fp, r0, lsr r4 │ │ │ │ │ mulle r3, r5, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle ip, r0, sl, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r4 │ │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ │ - eoreq sp, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + eoreq sp, r4, #144, 22 @ 0x24000 │ │ │ │ │ tsteq fp, r8, ror #8 │ │ │ │ │ andle r0, pc, r5, ror #7 │ │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq pc, [r1], r0 @ │ │ │ │ │ smlaltbeq pc, r0, r8, lr @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b9498 │ │ │ │ │ tsteq fp, r8, lsl #9 │ │ │ │ │ - eoreq sp, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + eoreq sp, r4, #192, 22 @ 0x30000 │ │ │ │ │ @ instruction: 0x011b9490 │ │ │ │ │ andle r6, r7, sp, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r4, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b94f8 │ │ │ │ │ @ instruction: 0x011b94b0 │ │ │ │ │ - eoreq sp, r4, #216, 22 @ 0x36000 │ │ │ │ │ + eoreq sp, r4, #240, 22 @ 0x3c000 │ │ │ │ │ @ instruction: 0x011b94b8 │ │ │ │ │ andle pc, r8, fp, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r5, r0, r4, lsl sl │ │ │ │ │ @ instruction: 0x011b94d8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011b94d0 │ │ │ │ │ @@ -2587385,15 +2587157,15 @@ │ │ │ │ │ tsteq fp, r8, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r4, r0, lsl #8 │ │ │ │ │ smlalbteq pc, r0, r0, lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ │ - eoreq sp, r4, #8, 24 @ 0x800 │ │ │ │ │ + eoreq sp, r4, #32, 24 @ 0x2000 │ │ │ │ │ tsteq fp, r8, lsr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsr r7 │ │ │ │ │ ldrdeq pc, [r0, #-232] @ 0xffffff18 │ │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ │ andle r7, r9, r9, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2587409,35 +2587181,35 @@ │ │ │ │ │ tsteq fp, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ adcseq ip, sp, r0, lsr ip │ │ │ │ │ cmpeq r0, r8, lsl #30 @ │ │ │ │ │ @ instruction: 0x011b9590 │ │ │ │ │ - eoreq sp, r4, #56, 24 @ 0x3800 │ │ │ │ │ + eoreq sp, r4, #80, 24 @ 0x5000 │ │ │ │ │ @ instruction: 0x011b9598 │ │ │ │ │ andle r1, r4, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r0, [r0], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #11 │ │ │ │ │ @ instruction: 0x011b95b8 │ │ │ │ │ - eoreq sp, r4, #104, 24 @ 0x6800 │ │ │ │ │ + eoreq sp, r4, #128, 24 @ 0x8000 │ │ │ │ │ tsteq fp, r0, asr #11 │ │ │ │ │ andle ip, r7, r6, lsl #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle pc, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b95d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ tsteq fp, r0, ror #11 │ │ │ │ │ - eoreq sp, r4, #152, 24 @ 0x9800 │ │ │ │ │ + eoreq sp, r4, #176, 24 @ 0xb000 │ │ │ │ │ tsteq fp, r0, lsl r6 │ │ │ │ │ andle sl, r5, r8, ror #13 │ │ │ │ │ @ instruction: 0x011b95f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr #30 @ │ │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ │ @@ -2587509,15 +2587281,15 @@ │ │ │ │ │ tsteq fp, r8, ror #13 │ │ │ │ │ @ instruction: 0x011b9698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b97b8 │ │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ │ - eoreq sp, r4, #200, 24 @ 0xc800 │ │ │ │ │ + eoreq sp, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq r5, [r1], r8 │ │ │ │ │ @ instruction: 0x011b96f0 │ │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ │ @@ -2587561,63 +2587333,63 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq pc, r0, r0, pc @ │ │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ @ instruction: 0x011b97f0 │ │ │ │ │ - eoreq sp, r4, #248, 24 @ 0xf800 │ │ │ │ │ + eoreq sp, r4, #16, 26 @ 0x400 │ │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ │ ldrdle pc, [ip], -fp │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r8, r8, lsr #25 │ │ │ │ │ @ instruction: 0x0140ff98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0008fba │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ │ - eoreq sp, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq sp, r4, #64, 26 @ 0x1000 │ │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ │ andle r7, ip, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, fp, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ │ - eoreq sp, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq sp, r4, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ │ andle r1, r0, r3, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle ip, r0, fp, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ │ - eoreq sp, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq sp, r4, #160, 26 @ 0x2800 │ │ │ │ │ tsteq fp, r0, lsl #17 │ │ │ │ │ @ instruction: 0xd005fcb3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, lr, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b9890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #17 │ │ │ │ │ tsteq fp, r0, lsr #28 │ │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ │ @ instruction: 0x011b98b0 │ │ │ │ │ - eoreq sp, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq sp, r4, #208, 26 @ 0x3400 │ │ │ │ │ @ instruction: 0x011b98b8 │ │ │ │ │ andle r3, r4, r7, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle sp, r0, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2587625,131 +2587397,131 @@ │ │ │ │ │ @ instruction: 0x011b98d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq pc, [r0, #-240] @ 0xffffff10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ @ instruction: 0x011b98f0 │ │ │ │ │ - eoreq sp, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq sp, r4, #0, 28 │ │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ │ andle lr, r7, ip, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00059bd │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ │ - eoreq sp, r4, #24, 28 @ 0x180 │ │ │ │ │ + eoreq sp, r4, #48, 28 @ 0x300 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ strdle r2, [r4], -r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r3, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ │ @ instruction: 0x011b78d0 │ │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ - eoreq sp, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq sp, r4, #96, 28 @ 0x600 │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ │ andle r9, r9, r2, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0010cbf │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #19 │ │ │ │ │ @ instruction: 0x011b9990 │ │ │ │ │ - eoreq sp, r4, #120, 28 @ 0x780 │ │ │ │ │ + eoreq sp, r4, #144, 28 @ 0x900 │ │ │ │ │ @ instruction: 0x011b9998 │ │ │ │ │ andle fp, r7, r7, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, r6, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #19 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ - eoreq sp, r4, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq sp, r4, #192, 28 @ 0xc00 │ │ │ │ │ tsteq fp, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbteq pc, r0, r8, pc @ │ │ │ │ │ @ instruction: 0x011b99d0 │ │ │ │ │ andle sp, r8, r4, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r7, r0, r0, lsl #31 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, lr, r0, ror #26 │ │ │ │ │ + adceq r5, lr, r0, lsr sp │ │ │ │ │ smlaltteq pc, r0, r0, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b99f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ │ - eoreq sp, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq sp, r4, #240, 28 @ 0xf00 │ │ │ │ │ tsteq fp, r8, lsl #20 │ │ │ │ │ andle r1, r7, r7, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r5, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ │ - eoreq sp, r4, #8, 30 │ │ │ │ │ + eoreq sp, r4, #32, 30 @ 0x80 │ │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ │ andle sl, sp, r1, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r5, [r0], -r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #21 │ │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8 │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ - eoreq sp, r4, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq sp, r4, #80, 30 @ 0x140 │ │ │ │ │ tsteq fp, r8, ror sl │ │ │ │ │ strdle sl, [r6], -ip │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, sl, r0, ror #20 │ │ │ │ │ cmpeq r1, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r4, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b9ab0 │ │ │ │ │ @ instruction: 0x011b9a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, lsr r5 │ │ │ │ │ + adcseq r7, r6, r0, lsl #10 │ │ │ │ │ cmpeq r1, r8, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r0, r0, ror #14 │ │ │ │ │ tsteq fp, r8, lsr #21 │ │ │ │ │ @ instruction: 0x011b9a98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #21 │ │ │ │ │ tsteq fp, r0, asr #21 │ │ │ │ │ - eoreq sp, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq sp, r4, #128, 30 @ 0x200 │ │ │ │ │ tsteq fp, r8, asr #21 │ │ │ │ │ andle r1, r6, r6, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r9, r0, r1, ror #28 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ @ instruction: 0x011b87b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2587759,45 +2587531,45 @@ │ │ │ │ │ @ instruction: 0x011b9ad0 │ │ │ │ │ @ instruction: 0x011b87d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ │ - eoreq sp, r4, #152, 30 @ 0x260 │ │ │ │ │ + eoreq sp, r4, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ │ @ instruction: 0xd005b8b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, pc, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #22 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ - eoreq sp, r4, #200, 30 @ 0x320 │ │ │ │ │ + eoreq sp, r4, #224, 30 @ 0x380 │ │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ │ @ instruction: 0xd003abbe │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r6, r0, r5, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ │ tsteq fp, r8, asr fp │ │ │ │ │ - eoreq lr, r4, #8 │ │ │ │ │ + eoreq lr, r4, #32 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ andle sp, r6, sl, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle fp, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011b9bd8 │ │ │ │ │ @ instruction: 0x011b9b90 │ │ │ │ │ - eoreq lr, r4, #56 @ 0x38 │ │ │ │ │ + eoreq lr, r4, #80 @ 0x50 │ │ │ │ │ tsteq fp, r8, lsl #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ qdaddeq r0, r0, r1 │ │ │ │ │ @ instruction: 0x011b9b98 │ │ │ │ │ andle r8, r5, r7, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2587817,97 +2587589,97 @@ │ │ │ │ │ adcseq r5, r5, r8, asr #28 │ │ │ │ │ cmpeq r1, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #24 │ │ │ │ │ @ instruction: 0x011b9bf0 │ │ │ │ │ - eoreq lr, r4, #104 @ 0x68 │ │ │ │ │ + eoreq lr, r4, #128 @ 0x80 │ │ │ │ │ @ instruction: 0x011b9bf8 │ │ │ │ │ andle r2, ip, ip, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ │ - eoreq lr, r4, #152 @ 0x98 │ │ │ │ │ + eoreq lr, r4, #176 @ 0xb0 │ │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ │ andle r7, r3, r6, asr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, ip, fp │ │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #24 │ │ │ │ │ + tsteq fp, r8, lsl #25 │ │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ adceq r6, lr, r0, lsl sp │ │ │ │ │ smlalbbeq r0, r1, r0, r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9c90 │ │ │ │ │ + tsteq fp, r8, ror #24 │ │ │ │ │ + eoreq lr, r4, #224 @ 0xe0 │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ - eoreq lr, r4, #200 @ 0xc8 │ │ │ │ │ + strdle r1, [r5], -sl │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, sp, r8, lsl #3 │ │ │ │ │ swpbeq r0, r8, [r1] │ │ │ │ │ - tsteq fp, r8, lsl #25 │ │ │ │ │ - strdle r1, [r5], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r8, r0, r7, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9c98 │ │ │ │ │ + @ instruction: 0x011b9c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9cb8 │ │ │ │ │ - tsteq fp, r8, lsr #25 │ │ │ │ │ - eoreq lr, r4, #248 @ 0xf8 │ │ │ │ │ @ instruction: 0x011b9cb0 │ │ │ │ │ + tsteq fp, r0, lsr #25 │ │ │ │ │ + eoreq lr, r4, #16, 2 │ │ │ │ │ + tsteq fp, r8, lsr #25 │ │ │ │ │ andle r5, r9, r0, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r2, [r0], -r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #25 │ │ │ │ │ + @ instruction: 0x011b9cb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9cf0 │ │ │ │ │ - @ instruction: 0x011b9cd0 │ │ │ │ │ - eoreq lr, r4, #40, 2 │ │ │ │ │ @ instruction: 0x011b9cd8 │ │ │ │ │ + tsteq fp, r8, asr #25 │ │ │ │ │ + eoreq lr, r4, #64, 2 │ │ │ │ │ + @ instruction: 0x011b9cd0 │ │ │ │ │ andle lr, r9, r5, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0004bb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011b9cf0 │ │ │ │ │ tsteq fp, r8, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r7, r1, r8, r1 │ │ │ │ │ strheq r0, [r1, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9cf8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl sp │ │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ │ - eoreq lr, r4, #88, 2 │ │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ │ + tsteq fp, r0, lsl #26 │ │ │ │ │ + eoreq lr, r4, #112, 2 │ │ │ │ │ + tsteq fp, r8, lsl #26 │ │ │ │ │ strdle fp, [sl], -sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r2, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ │ + tsteq fp, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #27 │ │ │ │ │ - tsteq fp, r0, lsr sp │ │ │ │ │ - eoreq lr, r4, #136, 2 @ 0x22 │ │ │ │ │ tsteq fp, r0, ror #27 │ │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ │ + eoreq lr, r4, #160, 2 @ 0x28 │ │ │ │ │ + tsteq fp, r0, lsr sp │ │ │ │ │ strdle sl, [r9], -r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r2, r0, r2, lsl #6 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r1, r2, r0, asr #26 │ │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #23 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ @@ -2587942,20 +2587714,20 @@ │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ @ instruction: 0x011b9dd8 │ │ │ │ │ sbceq r7, r0, r0, ror #14 │ │ │ │ │ @ instruction: 0x011b9db0 │ │ │ │ │ tsteq fp, r0, ror #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r2, r0, r2, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9df0 │ │ │ │ │ + tsteq fp, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr lr │ │ │ │ │ + tsteq fp, r8, asr #28 │ │ │ │ │ + tsteq fp, r8, lsr lr │ │ │ │ │ + eoreq lr, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq r1, r1, r0, lsl #7 │ │ │ │ │ @ instruction: 0x011b9db8 │ │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011b9df8 │ │ │ │ │ @@ -2587965,143 +2587737,143 @@ │ │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ ldrdeq r0, [r3], #0 │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ - eoreq lr, r4, #184, 2 @ 0x2e │ │ │ │ │ - tsteq fp, r8, asr #28 │ │ │ │ │ mulle r3, fp, r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r7, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr lr │ │ │ │ │ + tsteq fp, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #29 │ │ │ │ │ + tsteq fp, r8, ror lr │ │ │ │ │ + tsteq fp, r8, ror #28 │ │ │ │ │ + eoreq lr, r4, #0, 4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, ror r1 │ │ │ │ │ tsteq fp, r0, ror lr │ │ │ │ │ - eoreq lr, r4, #232, 2 @ 0x3a │ │ │ │ │ - tsteq fp, r8, ror lr │ │ │ │ │ andle sp, r9, r4, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0000eb7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #29 │ │ │ │ │ + tsteq fp, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #29 │ │ │ │ │ - @ instruction: 0x011b9e98 │ │ │ │ │ - eoreq lr, r4, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq fp, r0, lsr #29 │ │ │ │ │ + @ instruction: 0x011b9e90 │ │ │ │ │ + eoreq lr, r4, #48, 4 │ │ │ │ │ + @ instruction: 0x011b9e98 │ │ │ │ │ strdle r6, [r5], -r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9eb0 │ │ │ │ │ + tsteq fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9ed0 │ │ │ │ │ - tsteq fp, r0, asr #29 │ │ │ │ │ - eoreq lr, r4, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq fp, r8, asr #29 │ │ │ │ │ + @ instruction: 0x011b9eb8 │ │ │ │ │ + eoreq lr, r4, #96, 4 │ │ │ │ │ + tsteq fp, r0, asr #29 │ │ │ │ │ andle pc, r9, r5, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r6, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9ed8 │ │ │ │ │ + @ instruction: 0x011b9ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #30 │ │ │ │ │ + tsteq fp, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x011b9ef0 │ │ │ │ │ + eoreq lr, r4, #144, 4 │ │ │ │ │ tsteq fp, r8, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, asr #14 │ │ │ │ │ + ldrhteq r9, [r5], r0 │ │ │ │ │ smlalbteq r0, r1, r8, r0 │ │ │ │ │ @ instruction: 0x011b9ef8 │ │ │ │ │ - eoreq lr, r4, #120, 4 @ 0x80000007 │ │ │ │ │ - tsteq fp, r0, lsl #30 │ │ │ │ │ andle r1, sl, r4, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sp, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl pc │ │ │ │ │ + tsteq fp, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr pc │ │ │ │ │ - tsteq fp, r0, lsr #30 │ │ │ │ │ - eoreq lr, r4, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ │ + tsteq fp, r8, lsl pc │ │ │ │ │ + eoreq lr, r4, #192, 4 │ │ │ │ │ + tsteq fp, r0, lsr #30 │ │ │ │ │ andle r3, sl, ip, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr pc │ │ │ │ │ + tsteq fp, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #30 │ │ │ │ │ - tsteq fp, r8, asr #30 │ │ │ │ │ - eoreq lr, r4, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ │ + tsteq fp, r0, asr #30 │ │ │ │ │ + eoreq lr, r4, #240, 4 │ │ │ │ │ + tsteq fp, r8, asr #30 │ │ │ │ │ andle r4, sl, r8, lsr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, lr, lsl #25 │ │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq r0, r1, r0, r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, lr, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror pc │ │ │ │ │ + tsteq fp, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9f90 │ │ │ │ │ - tsteq fp, r0, lsl #31 │ │ │ │ │ - eoreq lr, r4, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq fp, r8, lsl #31 │ │ │ │ │ + tsteq fp, r8, ror pc │ │ │ │ │ + eoreq lr, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + tsteq fp, r0, lsl #31 │ │ │ │ │ ldrdle r4, [ip], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9f98 │ │ │ │ │ + @ instruction: 0x011b9f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #31 │ │ │ │ │ + @ instruction: 0x011b9fb8 │ │ │ │ │ + tsteq fp, r8, lsr #31 │ │ │ │ │ + eoreq lr, r4, #80, 6 @ 0x40000001 │ │ │ │ │ @ instruction: 0x011cd4d8 │ │ │ │ │ @ instruction: 0x01518198 │ │ │ │ │ @ instruction: 0x011b9fb0 │ │ │ │ │ - eoreq lr, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ - @ instruction: 0x011b9fb8 │ │ │ │ │ andle sl, sl, pc, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #31 │ │ │ │ │ + tsteq fp, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #31 │ │ │ │ │ - @ instruction: 0x011b9fd8 │ │ │ │ │ - eoreq lr, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq fp, r0, ror #31 │ │ │ │ │ + @ instruction: 0x011b9fd0 │ │ │ │ │ + eoreq lr, r4, #128, 6 │ │ │ │ │ + @ instruction: 0x011b9fd8 │ │ │ │ │ andle r6, r2, fp, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle lr, r0, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011b9ff0 │ │ │ │ │ + tsteq fp, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r0 │ │ │ │ │ - tsteq fp, r8 │ │ │ │ │ - eoreq lr, r4, #152, 6 @ 0x60000002 │ │ │ │ │ - sbceq r0, fp, r0, lsl #23 │ │ │ │ │ - tsteq fp, r0 │ │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x011b9ff8 │ │ │ │ │ + eoreq lr, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + tsteq fp, r8 │ │ │ │ │ strdle sp, [sl], -ip │ │ │ │ │ + sbceq r8, sl, r0, lsl #23 │ │ │ │ │ + tsteq fp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, r5, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r0 │ │ │ │ │ + tsteq fp, r8, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsl #3 │ │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r4, [r2], r8 │ │ │ │ │ strdeq r0, [r1, #-8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #3 │ │ │ │ │ + tsteq fp, r8, lsr r0 │ │ │ │ │ + eoreq lr, r4, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ │ - eoreq lr, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + andle r1, fp, r8, lsr #22 │ │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, fp, r0, asr #14 │ │ │ │ │ cmpeq r1, r0, lsl r1 │ │ │ │ │ @ instruction: 0x011b9790 │ │ │ │ │ sbceq r7, r0, r8, asr #7 │ │ │ │ │ tsteq fp, r0, rrx │ │ │ │ │ @@ -2588172,320 +2587944,320 @@ │ │ │ │ │ rscseq ip, sl, r8, asr #7 │ │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adceq r5, sp, r0, asr #20 │ │ │ │ │ cmpeq r1, r8, ror #3 │ │ │ │ │ - tsteq fp, r0, lsl #3 │ │ │ │ │ - andle r1, fp, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r8, r0, r7, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba190 │ │ │ │ │ + tsteq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba1b0 │ │ │ │ │ - tsteq fp, r0, lsr #3 │ │ │ │ │ - eoreq lr, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq fp, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x011ba198 │ │ │ │ │ + eoreq lr, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + tsteq fp, r0, lsr #3 │ │ │ │ │ andle r0, ip, pc, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba1b8 │ │ │ │ │ + @ instruction: 0x011ba1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #3 │ │ │ │ │ - tsteq fp, r8, asr #3 │ │ │ │ │ - eoreq lr, r4, #40, 8 @ 0x28000000 │ │ │ │ │ @ instruction: 0x011ba1d0 │ │ │ │ │ + tsteq fp, r0, asr #3 │ │ │ │ │ + eoreq lr, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + tsteq fp, r8, asr #3 │ │ │ │ │ andle sl, sp, r7, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6, asr #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #3 │ │ │ │ │ tsteq fp, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r3, [r0], r8 │ │ │ │ │ cmpeq r1, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba1f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r2 │ │ │ │ │ - tsteq fp, r0, lsl #4 │ │ │ │ │ - eoreq lr, r4, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x011ba1f8 │ │ │ │ │ + eoreq lr, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + tsteq fp, r0, lsl #4 │ │ │ │ │ andle r4, lr, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r1, r2, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r2 │ │ │ │ │ + tsteq fp, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r2 │ │ │ │ │ - tsteq fp, r8, lsr #4 │ │ │ │ │ - eoreq lr, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ + tsteq fp, r0, lsr #4 │ │ │ │ │ + eoreq lr, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + tsteq fp, r8, lsr #4 │ │ │ │ │ andle r4, r0, r3, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #4 │ │ │ │ │ + tsteq fp, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #5 │ │ │ │ │ + tsteq fp, r8, ror r2 │ │ │ │ │ + tsteq fp, r8, asr r2 │ │ │ │ │ + eoreq lr, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r0, r8, ror r1 │ │ │ │ │ cmpeq r1, r8, asr r1 │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ - eoreq lr, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ - tsteq fp, r8, ror r2 │ │ │ │ │ andle ip, r0, r6, lsr #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + mulle r0, r2, r6 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r7, [r6], r0 │ │ │ │ │ hvceq 4112 @ 0x1010 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - mulle r0, r2, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #5 │ │ │ │ │ + tsteq fp, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #5 │ │ │ │ │ - @ instruction: 0x011ba298 │ │ │ │ │ - eoreq lr, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x011ba290 │ │ │ │ │ + eoreq lr, r4, #0, 10 │ │ │ │ │ + @ instruction: 0x011ba298 │ │ │ │ │ andle pc, r0, r2, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r6, r0, pc, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba2b0 │ │ │ │ │ + tsteq fp, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba2d0 │ │ │ │ │ - tsteq fp, r0, asr #5 │ │ │ │ │ - eoreq lr, r4, #24, 10 @ 0x6000000 │ │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ │ + @ instruction: 0x011ba2b8 │ │ │ │ │ + eoreq lr, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + tsteq fp, r0, asr #5 │ │ │ │ │ andle sp, lr, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r2, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba2d8 │ │ │ │ │ + @ instruction: 0x011ba2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba2f8 │ │ │ │ │ - tsteq fp, r8, ror #5 │ │ │ │ │ - eoreq lr, r4, #72, 10 @ 0x12000000 │ │ │ │ │ @ instruction: 0x011ba2f0 │ │ │ │ │ + tsteq fp, r0, ror #5 │ │ │ │ │ + eoreq lr, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + tsteq fp, r8, ror #5 │ │ │ │ │ andle r7, r1, r7, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r2, [r0], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #6 │ │ │ │ │ + @ instruction: 0x011ba2f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #6 │ │ │ │ │ - tsteq fp, r0, lsl r3 │ │ │ │ │ - eoreq lr, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ + tsteq fp, r8, lsl #6 │ │ │ │ │ + eoreq lr, r4, #144, 10 @ 0x24000000 │ │ │ │ │ + tsteq fp, r0, lsl r3 │ │ │ │ │ strdle r0, [r2], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0000cb7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r3 │ │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr r3 │ │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r9, sp, r0, lsr #2 │ │ │ │ │ smlalbbeq r0, r1, r8, r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r3 │ │ │ │ │ + tsteq fp, r0, asr #6 │ │ │ │ │ + eoreq lr, r4, #192, 10 @ 0x30000000 │ │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ │ - eoreq lr, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ - tsteq fp, r0, asr r3 │ │ │ │ │ andle r1, r2, r7, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle ip, r0, r6, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #6 │ │ │ │ │ + tsteq fp, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #7 │ │ │ │ │ - tsteq fp, r0, ror r3 │ │ │ │ │ - eoreq lr, r4, #216, 10 @ 0x36000000 │ │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ │ + tsteq fp, r8, ror #6 │ │ │ │ │ + eoreq lr, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + tsteq fp, r0, ror r3 │ │ │ │ │ andle pc, r2, pc, lsl r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, ip, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #7 │ │ │ │ │ + tsteq fp, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #7 │ │ │ │ │ + @ instruction: 0x011ba3b0 │ │ │ │ │ + @ instruction: 0x011ba390 │ │ │ │ │ + eoreq lr, r4, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq fp, r8, lsr #7 │ │ │ │ │ - eoreq lr, r4, #8, 12 @ 0x800000 │ │ │ │ │ + strdle r2, [r3], -r8 │ │ │ │ │ tsteq fp, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltbeq r0, r1, r0, r1 │ │ │ │ │ - @ instruction: 0x011ba3b0 │ │ │ │ │ - strdle r2, [r3], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r4, lsl #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr #7 │ │ │ │ │ tsteq fp, r0, asr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r5, r0, lsl #9 │ │ │ │ │ cmpeq r1, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba3d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #7 │ │ │ │ │ + @ instruction: 0x011ba3f0 │ │ │ │ │ + tsteq fp, r0, ror #7 │ │ │ │ │ + eoreq lr, r4, #80, 12 @ 0x5000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, ror #14 │ │ │ │ │ - @ instruction: 0x011ba3f0 │ │ │ │ │ - eoreq lr, r4, #56, 12 @ 0x3800000 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #8 │ │ │ │ │ - @ instruction: 0x011ba3f8 │ │ │ │ │ + tsteq fp, r8, ror #7 │ │ │ │ │ andle r4, r3, ip, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sl, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #8 │ │ │ │ │ + @ instruction: 0x011ba3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #8 │ │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ │ + tsteq fp, r8, lsl #8 │ │ │ │ │ + eoreq lr, r4, #128, 12 @ 0x8000000 │ │ │ │ │ + tsteq fp, r8, lsl r4 │ │ │ │ │ + andle r9, r7, fp, ror r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ - tsteq fp, r0, lsr #8 │ │ │ │ │ - eoreq lr, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r1, r0, pc, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r4 │ │ │ │ │ - andle r9, r7, fp, ror r2 │ │ │ │ │ tsteq fp, r0, lsr r4 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r1, r0, pc, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r4 │ │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ │ - eoreq lr, r4, #152, 12 @ 0x9800000 │ │ │ │ │ - adceq fp, sp, r0, lsl #7 │ │ │ │ │ - teqeq r0, r8, lsl #15 │ │ │ │ │ - tsteq fp, r8, ror #8 │ │ │ │ │ + tsteq fp, r8, asr #8 │ │ │ │ │ + eoreq lr, r4, #176, 12 @ 0xb000000 │ │ │ │ │ + tsteq fp, r0, asr r4 │ │ │ │ │ andle r4, r3, r2, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, r1, lsr #14 │ │ │ │ │ + adceq fp, sp, r0, lsl #7 │ │ │ │ │ + teqeq r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r4 │ │ │ │ │ + tsteq fp, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba498 │ │ │ │ │ tsteq fp, r8, lsl #9 │ │ │ │ │ - eoreq lr, r4, #200, 12 @ 0xc800000 │ │ │ │ │ - @ instruction: 0x011ba490 │ │ │ │ │ + tsteq fp, r8, ror r4 │ │ │ │ │ + eoreq lr, r4, #224, 12 @ 0xe000000 │ │ │ │ │ + tsteq fp, r0, lsl #9 │ │ │ │ │ andle r3, r1, sl, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r1, [r1], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011ba490 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #9 │ │ │ │ │ @ instruction: 0x011ba4d8 │ │ │ │ │ + eoreq lr, r4, #16, 14 @ 0x400000 │ │ │ │ │ tsteq fp, r8, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, pc, r8, asr #14 │ │ │ │ │ hvceq 4280 @ 0x10b8 │ │ │ │ │ tsteq fp, r8, asr #9 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq fp, r0, asr #9 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq lr, r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x011ba4d0 │ │ │ │ │ @ instruction: 0x011ba4b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba4f8 │ │ │ │ │ - tsteq fp, r8, ror #9 │ │ │ │ │ - eoreq lr, r4, #248, 12 @ 0xf800000 │ │ │ │ │ - @ instruction: 0x011ba4f0 │ │ │ │ │ + tsteq fp, r0, ror #9 │ │ │ │ │ andle r8, r3, r1, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r5, r0, r4, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x011ba4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #10 │ │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ │ - eoreq lr, r4, #40, 14 @ 0xa00000 │ │ │ │ │ - tsteq fp, r8, lsl r5 │ │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ │ + eoreq lr, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + tsteq fp, r8, lsl #10 │ │ │ │ │ andle lr, r3, r6, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, fp, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #10 │ │ │ │ │ + tsteq fp, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #11 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ - eoreq lr, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq fp, r8, lsr #10 │ │ │ │ │ + eoreq lr, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ + tsteq fp, r0, lsr r5 │ │ │ │ │ + andle r2, r4, r2, asr #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, fp, lsl #11 │ │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r9, r0, lsr #15 │ │ │ │ │ @ instruction: 0x01410b90 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #10 │ │ │ │ │ - andle r2, r4, r2, asr #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, fp, lsl #11 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsr #11 │ │ │ │ │ tsteq fp, r8, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r9, r0, asr #3 │ │ │ │ │ cmpeq r1, r8, lsr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba5b8 │ │ │ │ │ + eoreq lr, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + tsteq fp, r0, lsr #11 │ │ │ │ │ + andle r3, r4, sl, asr pc │ │ │ │ │ @ instruction: 0x011ba598 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r5, [lr], r8 │ │ │ │ │ cmpeq r1, r0, asr r0 │ │ │ │ │ - tsteq fp, r8, lsr #11 │ │ │ │ │ - eoreq lr, r4, #136, 14 @ 0x2200000 │ │ │ │ │ - @ instruction: 0x011ba5b0 │ │ │ │ │ - andle r3, r4, sl, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r6, r0, r6, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #11 │ │ │ │ │ + @ instruction: 0x011ba5b0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011ba5b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #11 │ │ │ │ │ - @ instruction: 0x011ba5d0 │ │ │ │ │ - eoreq lr, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ @ instruction: 0x011ba5d8 │ │ │ │ │ + tsteq fp, r8, asr #11 │ │ │ │ │ + eoreq lr, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + @ instruction: 0x011ba5d0 │ │ │ │ │ andle fp, r4, r7, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r5, r0, r2, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #11 │ │ │ │ │ + tsteq fp, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #12 │ │ │ │ │ - @ instruction: 0x011ba5f8 │ │ │ │ │ - eoreq lr, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq fp, r0, lsl #12 │ │ │ │ │ + @ instruction: 0x011ba5f0 │ │ │ │ │ + eoreq lr, r4, #0, 16 │ │ │ │ │ + @ instruction: 0x011ba5f8 │ │ │ │ │ andle r2, r5, sp, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r6 │ │ │ │ │ + tsteq fp, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r6 │ │ │ │ │ - tsteq fp, r0, lsr #12 │ │ │ │ │ - eoreq lr, r4, #24, 16 @ 0x180000 │ │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ │ + tsteq fp, r8, lsl r6 │ │ │ │ │ + eoreq lr, r4, #48, 16 @ 0x300000 │ │ │ │ │ + tsteq fp, r0, lsr #12 │ │ │ │ │ @ instruction: 0xd00513bc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, sp, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r6 │ │ │ │ │ + tsteq fp, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba790 │ │ │ │ │ + tsteq fp, r8, lsl #15 │ │ │ │ │ + @ instruction: 0x011ba6d8 │ │ │ │ │ + eoreq lr, r4, #96, 16 @ 0x600000 │ │ │ │ │ tsteq fp, r8, asr #12 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrsbteq r8, [r6], r8 │ │ │ │ │ @ instruction: 0x011f92d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011ba4b0 │ │ │ │ │ @ instruction: 0x011ba690 │ │ │ │ │ @@ -2588517,17 +2588289,17 @@ │ │ │ │ │ tsteq fp, r8, asr #13 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011ba6d0 │ │ │ │ │ sbceq r4, r0, r8, lsr #26 │ │ │ │ │ @ instruction: 0x011ba6b8 │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ - eoreq lr, r4, #72, 16 @ 0x480000 │ │ │ │ │ - tsteq fp, r8, lsl #15 │ │ │ │ │ andle r2, r5, r7, ror #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, r6, ror #25 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011ba6f8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq sp, r0, r0, lsr #13 │ │ │ │ │ tsteq fp, r0, asr #13 │ │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ │ @@ -2588560,78 +2588332,78 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ │ cmpeq r1, r8, rrx │ │ │ │ │ tsteq fp, r0, lsl #15 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r7, r8, rrx │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, r6, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #15 │ │ │ │ │ + @ instruction: 0x011ba790 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr #15 │ │ │ │ │ tsteq fp, r0, lsr #15 │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba7d0 │ │ │ │ │ + @ instruction: 0x011ba7b0 │ │ │ │ │ + eoreq lr, r4, #144, 16 @ 0x900000 │ │ │ │ │ tsteq fp, r0, asr #15 │ │ │ │ │ - eoreq lr, r4, #120, 16 @ 0x780000 │ │ │ │ │ + andle r8, r5, pc, ror #28 │ │ │ │ │ ldrshteq r9, [r1], r0 │ │ │ │ │ ldrheq r8, [r1, #-32] @ 0xffffffe0 │ │ │ │ │ - tsteq fp, r8, asr #15 │ │ │ │ │ - andle r8, r5, pc, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ba7d8 │ │ │ │ │ + @ instruction: 0x011ba7d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #16 │ │ │ │ │ - tsteq fp, r8, ror #15 │ │ │ │ │ - eoreq lr, r4, #168, 16 @ 0xa80000 │ │ │ │ │ @ instruction: 0x011ba7f8 │ │ │ │ │ + tsteq fp, r0, ror #15 │ │ │ │ │ + eoreq lr, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + tsteq fp, r8, ror #15 │ │ │ │ │ andle sl, r5, r7, lsl #15 │ │ │ │ │ - adcseq r9, r0, r0, lsl r5 │ │ │ │ │ - ldrsbeq r8, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sp, lsr r9 │ │ │ │ │ + adcseq r9, r0, r0, lsl r5 │ │ │ │ │ + ldrsbeq r8, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r8 │ │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ │ cmpeq r1, r0, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #16 │ │ │ │ │ + tsteq fp, r0, lsr #16 │ │ │ │ │ + eoreq lr, r4, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ │ - eoreq lr, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + andle pc, r5, fp, lsr #17 │ │ │ │ │ ldrhteq r4, [r5], r8 │ │ │ │ │ cmpeq r1, r0, lsl #6 │ │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ │ - andle pc, r5, fp, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r6, [r0], -r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #16 │ │ │ │ │ + tsteq fp, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #16 │ │ │ │ │ - tsteq fp, r8, asr r8 │ │ │ │ │ - eoreq lr, r4, #8, 18 @ 0x20000 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ │ + eoreq lr, r4, #32, 18 @ 0x80000 │ │ │ │ │ + tsteq fp, r8, asr r8 │ │ │ │ │ @ instruction: 0xd00001b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ │ + tsteq fp, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r9 │ │ │ │ │ - tsteq fp, r0, lsl #17 │ │ │ │ │ - eoreq lr, r4, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ + tsteq fp, r8, ror r8 │ │ │ │ │ + eoreq lr, r4, #80, 18 @ 0x140000 │ │ │ │ │ + tsteq fp, r0, lsl #17 │ │ │ │ │ @ instruction: 0xd0054eb3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdle r1, [r0], -fp │ │ │ │ │ @ instruction: 0x011ba890 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq sl, r6, r0, lsl r4 │ │ │ │ │ tsteq r9, r0, lsl #1 │ │ │ │ │ tsteq fp, r0, lsr #17 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ │ @@ -2588666,20 +2588438,20 @@ │ │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ sbceq sl, r0, r8, ror #18 │ │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdle r1, [r0], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #18 │ │ │ │ │ + tsteq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #19 │ │ │ │ │ + tsteq fp, r8, lsr #19 │ │ │ │ │ + @ instruction: 0x011ba990 │ │ │ │ │ + eoreq lr, r4, #128, 18 @ 0x200000 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ umlalseq r4, r1, r8, sp │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2588691,31 +2588463,31 @@ │ │ │ │ │ tsteq fp, r8, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq fp, r8, lsl #19 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ │ sbceq pc, r2, r8, ror #13 │ │ │ │ │ tsteq fp, r0, lsr #19 │ │ │ │ │ - eoreq lr, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + @ instruction: 0xd00666b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ - tsteq fp, r8, lsr #19 │ │ │ │ │ - @ instruction: 0xd00666b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r7, ror #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #19 │ │ │ │ │ @ instruction: 0x011ba9b8 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011ba998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #22 │ │ │ │ │ + tsteq fp, r8, lsr fp │ │ │ │ │ + @ instruction: 0x011ba9d0 │ │ │ │ │ + eoreq lr, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ │ - eoreq lr, r4, #152, 18 @ 0x260000 │ │ │ │ │ + @ instruction: 0xd006c5b6 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, ip, r8, lsr #1 │ │ │ │ │ @ instruction: 0x0151a098 │ │ │ │ │ adceq r2, ip, r8, lsr #8 │ │ │ │ │ @ instruction: 0x011a27b0 │ │ │ │ │ tsteq fp, r0, ror #14 │ │ │ │ │ @@ -2588794,101 +2588566,101 @@ │ │ │ │ │ ldrdeq pc, [r1], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, asr #28 │ │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - tsteq fp, r8, lsr fp │ │ │ │ │ - @ instruction: 0xd006c5b6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #22 │ │ │ │ │ + tsteq fp, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #22 │ │ │ │ │ - tsteq fp, r8, asr fp │ │ │ │ │ - eoreq lr, r4, #200, 18 @ 0x320000 │ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ │ + tsteq fp, r0, asr fp │ │ │ │ │ + eoreq lr, r4, #224, 18 @ 0x380000 │ │ │ │ │ + tsteq fp, r8, asr fp │ │ │ │ │ andle ip, r6, fp, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r4, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror fp │ │ │ │ │ + tsteq fp, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bab90 │ │ │ │ │ - tsteq fp, r0, lsl #23 │ │ │ │ │ - eoreq lr, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ tsteq fp, r8, lsl #23 │ │ │ │ │ + tsteq fp, r8, ror fp │ │ │ │ │ + eoreq lr, r4, #16, 20 @ 0x10000 │ │ │ │ │ + tsteq fp, r0, lsl #23 │ │ │ │ │ andle pc, r6, r3, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r1, [r0], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bab98 │ │ │ │ │ + @ instruction: 0x011bab90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011babb8 │ │ │ │ │ - tsteq fp, r8, lsr #23 │ │ │ │ │ - eoreq lr, r4, #40, 20 @ 0x28000 │ │ │ │ │ @ instruction: 0x011babb0 │ │ │ │ │ + tsteq fp, r0, lsr #23 │ │ │ │ │ + eoreq lr, r4, #64, 20 @ 0x40000 │ │ │ │ │ + tsteq fp, r8, lsr #23 │ │ │ │ │ andle r6, r7, r6, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r2, [r0], -r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #23 │ │ │ │ │ + @ instruction: 0x011babb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011babf0 │ │ │ │ │ - @ instruction: 0x011babd0 │ │ │ │ │ - eoreq lr, r4, #88, 20 @ 0x58000 │ │ │ │ │ @ instruction: 0x011babd8 │ │ │ │ │ + tsteq fp, r8, asr #23 │ │ │ │ │ + eoreq lr, r4, #112, 20 @ 0x70000 │ │ │ │ │ + @ instruction: 0x011babd0 │ │ │ │ │ andle r3, r8, sp, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, lsr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011babf0 │ │ │ │ │ tsteq fp, r8, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r8, asr #20 │ │ │ │ │ ldrheq sl, [r1, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011babf8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl ip │ │ │ │ │ - tsteq fp, r8, lsl #24 │ │ │ │ │ - eoreq lr, r4, #136, 20 @ 0x88000 │ │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ │ + tsteq fp, r0, lsl #24 │ │ │ │ │ + eoreq lr, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + tsteq fp, r8, lsl #24 │ │ │ │ │ andle sl, fp, sl, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r6, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #24 │ │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr ip │ │ │ │ │ - tsteq fp, r0, lsr ip │ │ │ │ │ - eoreq lr, r4, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ + tsteq fp, r8, lsr #24 │ │ │ │ │ + eoreq lr, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + tsteq fp, r0, lsr ip │ │ │ │ │ @ instruction: 0xd007a5bc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r8, r0, r4, lsl r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr ip │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x01132d90 │ │ │ │ │ tsteq sl, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bacd0 │ │ │ │ │ + tsteq fp, r8, asr #25 │ │ │ │ │ + tsteq fp, r8, ror ip │ │ │ │ │ + eoreq lr, r4, #0, 22 │ │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, ror #1 │ │ │ │ │ tsteq fp, r0, lsl #25 │ │ │ │ │ - eoreq lr, r4, #232, 20 @ 0xe8000 │ │ │ │ │ - tsteq fp, r8, asr #25 │ │ │ │ │ mulle r8, r5, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, fp, lsl #20 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r0, r0, asr #18 │ │ │ │ │ @ instruction: 0x011bac98 │ │ │ │ │ tsteq fp, r8, lsl #25 │ │ │ │ │ tsteq fp, r0, lsr #25 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ @@ -2588896,64 +2588668,64 @@ │ │ │ │ │ @ instruction: 0x01135cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01135cd8 │ │ │ │ │ tsteq fp, r0, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r1, r0, lsl r3 │ │ │ │ │ ldrsheq sl, [r1, #-8] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, fp, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bacd8 │ │ │ │ │ + @ instruction: 0x011bacd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bacf8 │ │ │ │ │ - tsteq fp, r8, ror #25 │ │ │ │ │ - eoreq lr, r4, #24, 22 @ 0x6000 │ │ │ │ │ @ instruction: 0x011bacf0 │ │ │ │ │ + tsteq fp, r0, ror #25 │ │ │ │ │ + eoreq lr, r4, #48, 22 @ 0xc000 │ │ │ │ │ + tsteq fp, r8, ror #25 │ │ │ │ │ andle r1, r9, r3, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle ip, r0, r5, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x011bacf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ │ - tsteq fp, r0, lsl sp │ │ │ │ │ - eoreq lr, r4, #72, 22 @ 0x12000 │ │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ │ + tsteq fp, r8, lsl #26 │ │ │ │ │ + eoreq lr, r4, #96, 22 @ 0x18000 │ │ │ │ │ + tsteq fp, r0, lsl sp │ │ │ │ │ andle r8, sl, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr sp │ │ │ │ │ + tsteq fp, r0, lsr #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr sp │ │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r1, r0, lsl #11 │ │ │ │ │ cmpeq r1, r0, lsl r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr sp │ │ │ │ │ + tsteq fp, r0, asr #26 │ │ │ │ │ + eoreq lr, r4, #144, 22 @ 0x24000 │ │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ │ - eoreq lr, r4, #120, 22 @ 0x1e000 │ │ │ │ │ - tsteq fp, r0, asr sp │ │ │ │ │ andle r1, r0, r7, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #26 │ │ │ │ │ + tsteq fp, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #27 │ │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ │ - eoreq lr, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ │ + tsteq fp, r8, ror #26 │ │ │ │ │ + eoreq lr, r4, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq fp, r0, ror sp │ │ │ │ │ andle r4, sl, lr, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r9, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #27 │ │ │ │ │ + tsteq fp, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011badf8 │ │ │ │ │ + @ instruction: 0x011badf0 │ │ │ │ │ + tsteq fp, r0, ror #27 │ │ │ │ │ + eoreq lr, r4, #240, 22 @ 0x3c000 │ │ │ │ │ @ instruction: 0x011bad98 │ │ │ │ │ sbcseq r4, r4, r0, ror fp │ │ │ │ │ tsteq fp, r0, lsr #27 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ tsteq fp, r8, lsr #27 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x011badb0 │ │ │ │ │ @@ -2588967,97 +2588739,97 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r8, lsr #11 │ │ │ │ │ @ instruction: 0x011badd8 │ │ │ │ │ tsteq fp, r0, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, ror r8 │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ - eoreq lr, r4, #216, 22 @ 0x36000 │ │ │ │ │ - @ instruction: 0x011badf0 │ │ │ │ │ strdle r6, [sl], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, ip, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #28 │ │ │ │ │ + @ instruction: 0x011badf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #28 │ │ │ │ │ - tsteq fp, r0, lsl lr │ │ │ │ │ - eoreq lr, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ + tsteq fp, r8, lsl #28 │ │ │ │ │ + eoreq lr, r4, #32, 24 @ 0x2000 │ │ │ │ │ + tsteq fp, r0, lsl lr │ │ │ │ │ @ instruction: 0xd009d4bc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #28 │ │ │ │ │ + tsteq fp, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror lr │ │ │ │ │ + tsteq fp, r0, ror lr │ │ │ │ │ + tsteq fp, r0, lsr lr │ │ │ │ │ + eoreq lr, r4, #80, 24 @ 0x5000 │ │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ │ - eoreq lr, r4, #56, 24 @ 0x3800 │ │ │ │ │ + andle r4, r6, r1, ror sl │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r1, r8, ror #11 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ - tsteq fp, r0, ror lr │ │ │ │ │ - andle r4, r6, r1, ror sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r2, r0, r1, lsr #3 │ │ │ │ │ tsteq fp, r8, asr lr │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ │ @ instruction: 0x01135cb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01135cd8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r2, r0, r1, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #29 │ │ │ │ │ + tsteq fp, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #29 │ │ │ │ │ - @ instruction: 0x011bae90 │ │ │ │ │ - eoreq lr, r4, #104, 24 @ 0x6800 │ │ │ │ │ @ instruction: 0x011bae98 │ │ │ │ │ + tsteq fp, r8, lsl #29 │ │ │ │ │ + eoreq lr, r4, #128, 24 @ 0x8000 │ │ │ │ │ + @ instruction: 0x011bae90 │ │ │ │ │ andle fp, r1, r0, asr lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r2, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #29 │ │ │ │ │ + tsteq fp, r0, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #29 │ │ │ │ │ - @ instruction: 0x011baeb8 │ │ │ │ │ - eoreq lr, r4, #152, 24 @ 0x9800 │ │ │ │ │ tsteq fp, r0, asr #29 │ │ │ │ │ + @ instruction: 0x011baeb0 │ │ │ │ │ + eoreq lr, r4, #176, 24 @ 0xb000 │ │ │ │ │ + @ instruction: 0x011baeb8 │ │ │ │ │ andle r0, r6, r1, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r3, [r0], -ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011baed0 │ │ │ │ │ + tsteq fp, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011baef0 │ │ │ │ │ - tsteq fp, r0, ror #29 │ │ │ │ │ - eoreq lr, r4, #200, 24 @ 0xc800 │ │ │ │ │ tsteq fp, r8, ror #29 │ │ │ │ │ + @ instruction: 0x011baed8 │ │ │ │ │ + eoreq lr, r4, #224, 24 @ 0xe000 │ │ │ │ │ + tsteq fp, r0, ror #29 │ │ │ │ │ @ instruction: 0xd00f35b1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r3, [r0], -ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011baef8 │ │ │ │ │ + @ instruction: 0x011baef0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl pc │ │ │ │ │ - tsteq fp, r8, lsl #30 │ │ │ │ │ - eoreq lr, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq fp, r0, lsl pc │ │ │ │ │ + tsteq fp, r0, lsl #30 │ │ │ │ │ + eoreq lr, r4, #16, 26 @ 0x400 │ │ │ │ │ + tsteq fp, r8, lsl #30 │ │ │ │ │ andle r1, pc, fp, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r4, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #30 │ │ │ │ │ + tsteq fp, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #30 │ │ │ │ │ + tsteq fp, r8, lsr #30 │ │ │ │ │ tsteq fp, r0, lsr pc │ │ │ │ │ - eoreq lr, r4, #40, 26 @ 0xa00 │ │ │ │ │ + eoreq lr, r4, #64, 26 @ 0x1000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, asr #30 │ │ │ │ │ tsteq fp, r8, lsr pc │ │ │ │ │ andle r8, r6, ip, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2589111,15 +2588883,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r8, ror sp │ │ │ │ │ cmpeq r5, sp, asr #12 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r8, r2, r8, lsr r2 │ │ │ │ │ + sbceq r8, r2, r0, ror #4 │ │ │ │ │ smlalbteq r9, r5, sp, r5 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2589327,15 +2589099,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, fp, r8, lsr #9 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r0, asr sp @ │ │ │ │ │ + adcseq r8, pc, r8, lsr #26 │ │ │ │ │ ldrdeq sp, [r4, -r9] │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, lsl r4 │ │ │ │ │ teqeq ip, sp, asr #19 │ │ │ │ │ @@ -2589542,15 +2589314,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, sl, r8, lsr ip │ │ │ │ │ tsteq r4, r9, asr lr │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r8, lsr #1 │ │ │ │ │ + adcseq sl, pc, r0, lsl #1 │ │ │ │ │ ldrdeq sp, [r4, -sp] │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r8, ror r3 │ │ │ │ │ smlabteq r4, r9, r2, sp │ │ │ │ │ @@ -2590057,15 +2589829,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r7, r2, r8, lsr #31 │ │ │ │ │ smlabteq fp, r5, sp, r9 │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r2, r8, lsl #5 │ │ │ │ │ + sbceq r1, r2, r0, ror #4 │ │ │ │ │ strdeq r9, [fp, -r1] │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq sp, [r0], #48 @ 0x30 │ │ │ │ │ tsteq fp, r1, asr r5 │ │ │ │ │ @@ -2590123,18 +2589895,18 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq r5, [lr], #0 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ ... │ │ │ │ │ - sbceq r0, r4, r0, lsl #23 │ │ │ │ │ + sbceq r8, r4, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 │ │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ │ - eoreq lr, r4, #88, 26 @ 0x1600 │ │ │ │ │ + eoreq lr, r4, #112, 26 @ 0x1c00 │ │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ │ ldrdle r0, [fp], -r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r9, r0, r0, asr #21 │ │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ adcseq pc, r0, r0, ror #13 │ │ │ │ │ @@ -2590156,61 +2589928,61 @@ │ │ │ │ │ adcseq r0, r0, r8, lsl #14 │ │ │ │ │ cmpeq r1, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc098 │ │ │ │ │ tsteq fp, r8, lsl #1 │ │ │ │ │ - eoreq lr, r4, #136, 26 @ 0x2200 │ │ │ │ │ + eoreq lr, r4, #160, 26 @ 0x2800 │ │ │ │ │ @ instruction: 0x011bc090 │ │ │ │ │ andle sp, r8, lr, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r7, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ ldrheq ip, [fp, -r0] │ │ │ │ │ - eoreq lr, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq lr, r4, #208, 26 @ 0x3400 │ │ │ │ │ ldrheq ip, [fp, -r8] │ │ │ │ │ andle r0, r2, r5, asr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0000bbb │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [fp, -r8] │ │ │ │ │ ldrsbeq ip, [fp, -r8] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr r1 │ │ │ │ │ tsteq fp, r8, ror #1 │ │ │ │ │ - eoreq lr, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + eoreq lr, r4, #0, 28 │ │ │ │ │ ldrsheq ip, [fp, -r0] │ │ │ │ │ mulle r1, r6, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ │ - eoreq lr, r4, #24, 28 @ 0x180 │ │ │ │ │ + eoreq lr, r4, #48, 28 @ 0x300 │ │ │ │ │ tsteq fp, r8, lsl r1 │ │ │ │ │ andle lr, r1, r1, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, fp, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r1 │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ - eoreq lr, r4, #72, 28 @ 0x480 │ │ │ │ │ + eoreq lr, r4, #96, 28 @ 0x600 │ │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ │ andle fp, r8, r7, lsr r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, r6, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2590218,133 +2589990,133 @@ │ │ │ │ │ ldrsheq sp, [lr], r0 │ │ │ │ │ tsteq sl, r0, lsl #16 │ │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ │ tsteq pc, r0, lsl r4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ tsteq fp, r0, lsl #3 │ │ │ │ │ - eoreq lr, r4, #120, 28 @ 0x780 │ │ │ │ │ + eoreq lr, r4, #144, 28 @ 0x900 │ │ │ │ │ tsteq fp, r8, lsl #3 │ │ │ │ │ andle lr, r8, r0, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sp, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #3 │ │ │ │ │ @ instruction: 0x011bc1b0 │ │ │ │ │ - eoreq lr, r4, #168, 28 @ 0xa80 │ │ │ │ │ + eoreq lr, r4, #192, 28 @ 0xc00 │ │ │ │ │ @ instruction: 0x011bc1b8 │ │ │ │ │ andle r7, r0, r4, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r1, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ │ @ instruction: 0x011bc1d8 │ │ │ │ │ - eoreq lr, r4, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq lr, r4, #240, 28 @ 0xf00 │ │ │ │ │ tsteq fp, r0, ror #3 │ │ │ │ │ mulle ip, lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, sl, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ - eoreq lr, r4, #8, 30 │ │ │ │ │ + eoreq lr, r4, #32, 30 @ 0x80 │ │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ │ andle r5, r3, sl, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6, ror #16 │ │ │ │ │ adceq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ - eoreq lr, r4, #56, 30 @ 0xe0 │ │ │ │ │ + eoreq lr, r4, #80, 30 @ 0x140 │ │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ │ andle r6, r3, sl, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ │ - eoreq lr, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + eoreq lr, r4, #128, 30 @ 0x200 │ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ │ andle fp, r5, sl, ror r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00003b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ @ instruction: 0x011bc290 │ │ │ │ │ - eoreq lr, r4, #152, 30 @ 0x260 │ │ │ │ │ + eoreq lr, r4, #176, 30 @ 0x2c0 │ │ │ │ │ tsteq fp, r8, lsl #5 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011bc298 │ │ │ │ │ andle sl, r5, lr, asr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r0, [r0], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc2d8 │ │ │ │ │ @ instruction: 0x011bc2b8 │ │ │ │ │ - eoreq lr, r4, #200, 30 @ 0x320 │ │ │ │ │ + eoreq lr, r4, #224, 30 @ 0x380 │ │ │ │ │ @ instruction: 0x011bc2d0 │ │ │ │ │ andle lr, r0, sl, lsr #30 │ │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, r6, r0, lsl lr │ │ │ │ │ cmpeq r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc2f8 │ │ │ │ │ tsteq fp, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r0, r8, ror #26 │ │ │ │ │ + ldrsbteq r1, [r0], r0 │ │ │ │ │ cmpeq r1, r8, lsl #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ - eoreq pc, r4, #8 │ │ │ │ │ + eoreq pc, r4, #32 │ │ │ │ │ tsteq fp, r0, lsl r3 │ │ │ │ │ @ instruction: 0xd000a5bf │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #6 │ │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ │ - eoreq pc, r4, #56 @ 0x38 │ │ │ │ │ + eoreq pc, r4, #80 @ 0x50 │ │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ │ andle fp, lr, r5, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00001b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #7 │ │ │ │ │ tsteq fp, r0, lsl #7 │ │ │ │ │ - eoreq pc, r4, #104 @ 0x68 │ │ │ │ │ + eoreq pc, r4, #128 @ 0x80 │ │ │ │ │ tsteq fp, r0, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsr #3 │ │ │ │ │ @ instruction: 0x011ba9f0 │ │ │ │ │ strdeq r7, [r3], #128 @ 0x80 │ │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ │ @@ -2590353,26 +2590125,26 @@ │ │ │ │ │ cmpeq r1, r0, lsr #3 │ │ │ │ │ tsteq fp, r8, lsl #7 │ │ │ │ │ andle r3, ip, sp, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, ip, lsr #30 │ │ │ │ │ @ instruction: 0x011bc398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsr #3 │ │ │ │ │ + adcseq r6, r6, r8, ror r1 │ │ │ │ │ ldrheq sl, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r5 │ │ │ │ │ @ instruction: 0x011bc3b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #4 @ │ │ │ │ │ ldrsbeq sl, [r1, #-16] │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ - eoreq pc, r4, #152 @ 0x98 │ │ │ │ │ + eoreq pc, r4, #176 @ 0xb0 │ │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ │ @ instruction: 0xd0034ab1 │ │ │ │ │ @ instruction: 0x011bc3d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq ip, r0, sl, sp │ │ │ │ │ cmpeq r1, r8, ror #3 │ │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ │ @@ -2590468,39 +2590240,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r5 │ │ │ │ │ tsteq fp, r8, ror #10 │ │ │ │ │ - eoreq pc, r4, #200 @ 0xc8 │ │ │ │ │ + eoreq pc, r4, #224 @ 0xe0 │ │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ │ @ instruction: 0xd00419b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #11 │ │ │ │ │ @ instruction: 0x011bc590 │ │ │ │ │ - eoreq pc, r4, #248 @ 0xf8 │ │ │ │ │ + eoreq pc, r4, #16, 2 │ │ │ │ │ @ instruction: 0x011bc598 │ │ │ │ │ andle r9, r7, r7, lsl #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc5b8 │ │ │ │ │ @ instruction: 0x011bc5b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc5f8 │ │ │ │ │ @ instruction: 0x011bc5d8 │ │ │ │ │ - eoreq pc, r4, #40, 2 │ │ │ │ │ + eoreq pc, r4, #64, 2 │ │ │ │ │ @ instruction: 0x011bc5d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01132ef0 │ │ │ │ │ cmpeq r1, r8, lsl r2 │ │ │ │ │ tsteq fp, r0, ror #11 │ │ │ │ │ andle fp, r1, r2, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2590510,59 +2590282,59 @@ │ │ │ │ │ umlaleq pc, pc, r8, sp @ │ │ │ │ │ cmpeq r1, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ │ tsteq fp, r0, lsl r6 │ │ │ │ │ - eoreq pc, r4, #88, 2 │ │ │ │ │ + eoreq pc, r4, #112, 2 │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ ldrdle pc, [ip], -r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #12 │ │ │ │ │ tsteq fp, r8, lsr r6 │ │ │ │ │ - eoreq pc, r4, #136, 2 @ 0x22 │ │ │ │ │ + eoreq pc, r4, #160, 2 @ 0x28 │ │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ │ strdle r0, [r0], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r8, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #13 │ │ │ │ │ tsteq fp, r0, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r0, r8, ror fp │ │ │ │ │ cmpeq r1, r8, asr #4 │ │ │ │ │ tsteq fp, r0, ror r6 │ │ │ │ │ - eoreq pc, r4, #184, 2 @ 0x2e │ │ │ │ │ + eoreq pc, r4, #208, 2 @ 0x34 │ │ │ │ │ tsteq fp, r8, ror r6 │ │ │ │ │ andle r1, r7, r8, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #13 │ │ │ │ │ @ instruction: 0x011bc698 │ │ │ │ │ - eoreq pc, r4, #232, 2 @ 0x3a │ │ │ │ │ + eoreq pc, r4, #0, 4 │ │ │ │ │ tsteq fp, r0, lsr #13 │ │ │ │ │ andle pc, r5, r1, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc6b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc6f0 │ │ │ │ │ tsteq fp, r0, asr #13 │ │ │ │ │ - eoreq pc, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq pc, r4, #48, 4 │ │ │ │ │ tsteq fp, r8, ror #13 │ │ │ │ │ andle r7, r5, r8, lsr ip │ │ │ │ │ tsteq fp, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011bc6d8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2590572,25 +2590344,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sp, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc6f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ │ - eoreq pc, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq pc, r4, #96, 4 │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ andle sp, r7, r6, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ │ tsteq fp, r0, lsr r7 │ │ │ │ │ - eoreq pc, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq pc, r4, #144, 4 │ │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ │ andle r8, r9, r9, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ │ @@ -2590602,15 +2590374,15 @@ │ │ │ │ │ tsteq fp, r8, ror #14 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc7b0 │ │ │ │ │ tsteq fp, r0, lsr #15 │ │ │ │ │ - eoreq pc, r4, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq pc, r4, #192, 4 │ │ │ │ │ @ instruction: 0x011bc798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011bc790 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r0, r8, ror r8 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ adcseq r3, r0, r8, asr #19 │ │ │ │ │ @@ -2590622,69 +2590394,69 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #15 │ │ │ │ │ adceq sl, sp, r0, asr #5 │ │ │ │ │ tsteq sl, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #15 │ │ │ │ │ @ instruction: 0x011bc7d0 │ │ │ │ │ - eoreq pc, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq pc, r4, #240, 4 │ │ │ │ │ @ instruction: 0x011bc7d8 │ │ │ │ │ andle r9, sp, r4, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r0, [r0], -r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ - eoreq pc, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq pc, r4, #32, 6 @ 0x80000000 │ │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ │ andle r1, r6, r6, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, ip, asr r3 │ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r1, r0, lsr sp │ │ │ │ │ cmpeq r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ │ - eoreq pc, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq pc, r4, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ │ andle sl, r3, r2, lsl #19 │ │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01192698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, fp, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #17 │ │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ │ - eoreq pc, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq pc, r4, #128, 6 │ │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ │ andle fp, r6, lr, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r2, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ │ @ instruction: 0x011bc898 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, asr #5 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ - eoreq pc, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq pc, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ @ instruction: 0x011bc8f8 │ │ │ │ │ andle r6, r5, lr, lsl #7 │ │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq r6, r7, r0, asr #17 │ │ │ │ │ @@ -2590704,25 +2590476,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r2, r0, r3, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ - eoreq pc, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq pc, r4, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ │ andle sp, sl, r7, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ - eoreq pc, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + eoreq pc, r4, #16, 8 @ 0x10000000 │ │ │ │ │ tsteq fp, r8, asr #18 │ │ │ │ │ andle r4, r8, ip, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc990 │ │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ │ @@ -2590738,15 +2590510,15 @@ │ │ │ │ │ tsteq fp, r8, lsl #19 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bc9d8 │ │ │ │ │ @ instruction: 0x011bc9b0 │ │ │ │ │ - eoreq pc, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + eoreq pc, r4, #64, 8 @ 0x40000000 │ │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r2, r8, asr #21 │ │ │ │ │ cmpeq r1, r8, lsl #6 │ │ │ │ │ @ instruction: 0x011bc9d0 │ │ │ │ │ andle r1, r5, r6, asr r1 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ @@ -2590756,31 +2590528,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bc9f8 │ │ │ │ │ - @ instruction: 0x011bc9f0 │ │ │ │ │ - eoreq pc, r4, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ │ + @ instruction: 0x011bc9f0 │ │ │ │ │ + eoreq pc, r4, #112, 8 @ 0x70000000 │ │ │ │ │ + @ instruction: 0x011bc9f8 │ │ │ │ │ andle lr, r9, r6, asr r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r0, [r0], -fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl sl │ │ │ │ │ + tsteq fp, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror sl │ │ │ │ │ - tsteq fp, r0, lsr #20 │ │ │ │ │ - eoreq pc, r4, #136, 8 @ 0x88000000 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ + tsteq fp, r8, lsl sl │ │ │ │ │ + eoreq pc, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ + tsteq fp, r0, lsr #20 │ │ │ │ │ andle sl, sl, r2, lsl #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, r7, asr #25 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x0114bdd0 │ │ │ │ │ cmpeq r1, r0, lsr #6 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ @@ -2590791,264 +2590563,264 @@ │ │ │ │ │ cmpeq r1, r0, lsr #6 │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01187c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, r7, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bca90 │ │ │ │ │ + tsteq fp, r8, ror sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsr #21 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcab0 │ │ │ │ │ + @ instruction: 0x011bca98 │ │ │ │ │ + eoreq pc, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ - eoreq pc, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ - tsteq fp, r8, lsr #21 │ │ │ │ │ andle sl, r9, r1, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcab8 │ │ │ │ │ + @ instruction: 0x011bcab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcad8 │ │ │ │ │ - tsteq fp, r8, asr #21 │ │ │ │ │ - eoreq pc, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ @ instruction: 0x011bcad0 │ │ │ │ │ + tsteq fp, r0, asr #21 │ │ │ │ │ + eoreq pc, r4, #0, 10 │ │ │ │ │ + tsteq fp, r8, asr #21 │ │ │ │ │ andle sp, r9, fp, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #21 │ │ │ │ │ + @ instruction: 0x011bcad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #22 │ │ │ │ │ - @ instruction: 0x011bcaf0 │ │ │ │ │ - eoreq pc, r4, #24, 10 @ 0x6000000 │ │ │ │ │ @ instruction: 0x011bcaf8 │ │ │ │ │ + tsteq fp, r8, ror #21 │ │ │ │ │ + eoreq pc, r4, #48, 10 @ 0xc000000 │ │ │ │ │ + @ instruction: 0x011bcaf0 │ │ │ │ │ ldrdle r5, [r3], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r0, [r0], -r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #22 │ │ │ │ │ + tsteq fp, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #22 │ │ │ │ │ - tsteq fp, r8, lsl fp │ │ │ │ │ - eoreq pc, r4, #72, 10 @ 0x12000000 │ │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ │ + tsteq fp, r0, lsl fp │ │ │ │ │ + eoreq pc, r4, #96, 10 @ 0x18000000 │ │ │ │ │ + tsteq fp, r8, lsl fp │ │ │ │ │ mulle sl, lr, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0000eb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr fp │ │ │ │ │ + tsteq fp, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror fp │ │ │ │ │ + tsteq fp, r8, asr fp │ │ │ │ │ + tsteq fp, r8, lsr fp │ │ │ │ │ + eoreq pc, r4, #144, 10 @ 0x24000000 │ │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ │ - eoreq pc, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + andle r3, sl, pc, ror r9 │ │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, ip, r0, ror #1 │ │ │ │ │ cmpeq r1, r0, asr r3 │ │ │ │ │ - tsteq fp, r8, asr fp │ │ │ │ │ - andle r3, sl, pc, ror r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, lsr #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror fp │ │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r9, r8, lsl #26 │ │ │ │ │ cmpeq r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcb98 │ │ │ │ │ - tsteq fp, r8, lsl #23 │ │ │ │ │ - eoreq pc, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ @ instruction: 0x011bcb90 │ │ │ │ │ + tsteq fp, r0, lsl #23 │ │ │ │ │ + eoreq pc, r4, #192, 10 @ 0x30000000 │ │ │ │ │ + tsteq fp, r8, lsl #23 │ │ │ │ │ andle r8, sl, fp, asr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r4, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #23 │ │ │ │ │ + @ instruction: 0x011bcb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #23 │ │ │ │ │ - @ instruction: 0x011bcbb0 │ │ │ │ │ - eoreq pc, r4, #216, 10 @ 0x36000000 │ │ │ │ │ @ instruction: 0x011bcbb8 │ │ │ │ │ + tsteq fp, r8, lsr #23 │ │ │ │ │ + eoreq pc, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ + @ instruction: 0x011bcbb0 │ │ │ │ │ andle r5, r2, sl, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhle r1, [r0], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #23 │ │ │ │ │ + tsteq fp, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #23 │ │ │ │ │ - @ instruction: 0x011bcbd8 │ │ │ │ │ - eoreq pc, r4, #8, 12 @ 0x800000 │ │ │ │ │ tsteq fp, r0, ror #23 │ │ │ │ │ + @ instruction: 0x011bcbd0 │ │ │ │ │ + eoreq pc, r4, #32, 12 @ 0x2000000 │ │ │ │ │ + @ instruction: 0x011bcbd8 │ │ │ │ │ andle ip, sl, pc, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, sp, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcbf0 │ │ │ │ │ + tsteq fp, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl ip │ │ │ │ │ - tsteq fp, r0, lsl #24 │ │ │ │ │ - eoreq pc, r4, #56, 12 @ 0x3800000 │ │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ │ + @ instruction: 0x011bcbf8 │ │ │ │ │ + eoreq pc, r4, #80, 12 @ 0x5000000 │ │ │ │ │ + tsteq fp, r0, lsl #24 │ │ │ │ │ andle r3, ip, r0, lsl r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, ip, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl ip │ │ │ │ │ + tsteq fp, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #24 │ │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ │ + tsteq fp, r8, lsr ip │ │ │ │ │ + eoreq pc, r4, #128, 12 @ 0x8000000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #7 │ │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ │ - eoreq pc, r4, #104, 12 @ 0x6800000 │ │ │ │ │ - tsteq fp, r0, ror #24 │ │ │ │ │ andle r3, lr, r9, asr #22 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, sl, asr #17 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r5, [r6], r0 │ │ │ │ │ @ instruction: 0x0151a398 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r0, lsl #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, sl, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #25 │ │ │ │ │ + tsteq fp, r8, ror #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bccb0 │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq sl, [r1, #-48] @ 0xffffffd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bccd0 │ │ │ │ │ + tsteq fp, r8, lsl #25 │ │ │ │ │ + eoreq pc, r4, #176, 12 @ 0xb000000 │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ - eoreq pc, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + andle r4, r0, r9, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq fp, r0, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsr #4 │ │ │ │ │ cmpeq r1, r8, asr #7 │ │ │ │ │ - @ instruction: 0x011bccb0 │ │ │ │ │ - andle r4, r0, r9, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r0, [r0], -sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bccd0 │ │ │ │ │ tsteq fp, r0, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, lr, r0, ror r2 │ │ │ │ │ cmpeq r1, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bccd8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bccf8 │ │ │ │ │ - tsteq fp, r8, ror #25 │ │ │ │ │ - eoreq pc, r4, #200, 12 @ 0xc800000 │ │ │ │ │ @ instruction: 0x011bccf0 │ │ │ │ │ + tsteq fp, r0, ror #25 │ │ │ │ │ + eoreq pc, r4, #224, 12 @ 0xe000000 │ │ │ │ │ + tsteq fp, r8, ror #25 │ │ │ │ │ andle sp, r0, r0, asr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, fp, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x011bccf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ │ - tsteq fp, r0, lsl sp │ │ │ │ │ - eoreq pc, r4, #248, 12 @ 0xf800000 │ │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ │ + tsteq fp, r8, lsl #26 │ │ │ │ │ + eoreq pc, r4, #16, 14 @ 0x400000 │ │ │ │ │ + tsteq fp, r0, lsl sp │ │ │ │ │ strdle sp, [lr], -r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00001b2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #26 │ │ │ │ │ + tsteq fp, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #26 │ │ │ │ │ + tsteq fp, r0, ror #26 │ │ │ │ │ + tsteq fp, r0, asr #26 │ │ │ │ │ + eoreq pc, r4, #64, 14 @ 0x1000000 │ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r9, r8, rrx │ │ │ │ │ ldrsheq sl, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ │ - eoreq pc, r4, #40, 14 @ 0xa00000 │ │ │ │ │ - tsteq fp, r0, ror #26 │ │ │ │ │ andle r7, r1, lr, lsr #8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdle r0, [r0], -r2 │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdle r0, [r0], -r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ │ + tsteq fp, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #27 │ │ │ │ │ - tsteq fp, r0, lsl #27 │ │ │ │ │ - eoreq pc, r4, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq fp, r8, lsl #27 │ │ │ │ │ + tsteq fp, r8, ror sp │ │ │ │ │ + eoreq pc, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ + tsteq fp, r0, lsl #27 │ │ │ │ │ andle sl, r1, r6, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, ror #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #27 │ │ │ │ │ @ instruction: 0x011bcd98 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #27 │ │ │ │ │ - @ instruction: 0x011bcdb8 │ │ │ │ │ - eoreq pc, r4, #136, 14 @ 0x2200000 │ │ │ │ │ tsteq fp, r0, asr #27 │ │ │ │ │ + @ instruction: 0x011bcdb0 │ │ │ │ │ + eoreq pc, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + @ instruction: 0x011bcdb8 │ │ │ │ │ strdle r1, [r2], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00003bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcdd8 │ │ │ │ │ + tsteq fp, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bcdf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcdf8 │ │ │ │ │ + tsteq fp, r0, ror #27 │ │ │ │ │ + eoreq pc, r4, #208, 14 @ 0x3400000 │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ - eoreq pc, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ - @ instruction: 0x011bcdf0 │ │ │ │ │ andle lr, r2, r9, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #28 │ │ │ │ │ + @ instruction: 0x011bcdf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #28 │ │ │ │ │ + tsteq fp, r0, lsr #28 │ │ │ │ │ + tsteq fp, r0, lsl lr │ │ │ │ │ + eoreq pc, r4, #0, 16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ - eoreq pc, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ - tsteq fp, r0, lsr #28 │ │ │ │ │ ldrdle r2, [r3], -r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #28 │ │ │ │ │ + tsteq fp, r8, lsr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bcfb0 │ │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bcfb8 │ │ │ │ │ + tsteq fp, r0, asr lr │ │ │ │ │ + eoreq pc, r4, #48, 16 @ 0x300000 │ │ │ │ │ tsteq fp, r8, lsr #31 │ │ │ │ │ - eoreq pc, r4, #24, 16 @ 0x180000 │ │ │ │ │ + @ instruction: 0xd0034bb9 │ │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ cmpeq r1, r0, asr #8 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ sbceq r8, r0, r0, lsr #2 │ │ │ │ │ tsteq fp, r0, lsl #29 │ │ │ │ │ @@ -2591125,60 +2590897,60 @@ │ │ │ │ │ sbceq pc, r2, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r0, lsr #31 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - @ instruction: 0x011bcfb0 │ │ │ │ │ - @ instruction: 0xd0034bb9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #31 │ │ │ │ │ + @ instruction: 0x011bcfb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #31 │ │ │ │ │ - @ instruction: 0x011bcfd0 │ │ │ │ │ - eoreq pc, r4, #72, 16 @ 0x480000 │ │ │ │ │ @ instruction: 0x011bcfd8 │ │ │ │ │ + tsteq fp, r8, asr #31 │ │ │ │ │ + eoreq pc, r4, #96, 16 @ 0x600000 │ │ │ │ │ + @ instruction: 0x011bcfd0 │ │ │ │ │ andle r0, r1, fp, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #31 │ │ │ │ │ + tsteq fp, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r0 │ │ │ │ │ - @ instruction: 0x011bcff8 │ │ │ │ │ - eoreq pc, r4, #120, 16 @ 0x780000 │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ + @ instruction: 0x011bcff0 │ │ │ │ │ + eoreq pc, r4, #144, 16 @ 0x900000 │ │ │ │ │ + @ instruction: 0x011bcff8 │ │ │ │ │ andle r8, r3, ip, lsl #13 │ │ │ │ │ - sbceq r0, r3, r0, lsl #23 │ │ │ │ │ - tsteq fp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhle r0, [r0], -sp │ │ │ │ │ + sbceq r8, r2, r0, lsl #23 │ │ │ │ │ + tsteq fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r0 │ │ │ │ │ + tsteq fp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r0 │ │ │ │ │ - tsteq fp, r8, lsr #32 │ │ │ │ │ - eoreq pc, r4, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ │ + eoreq pc, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + tsteq fp, r8, lsr #32 │ │ │ │ │ andle lr, r3, r5, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r7, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #32 │ │ │ │ │ + tsteq fp, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r0 │ │ │ │ │ + tsteq fp, r8, asr #32 │ │ │ │ │ + eoreq pc, r4, #240, 16 @ 0xf00000 │ │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ │ - eoreq pc, r4, #216, 16 @ 0xd80000 │ │ │ │ │ - tsteq fp, r0, lsr #1 │ │ │ │ │ @ instruction: 0xd0042dbb │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r1, r0, r6, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #1 │ │ │ │ │ + tsteq fp, r0, lsr #1 │ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, lsl #1 │ │ │ │ │ cmpeq r1, r8, asr r4 │ │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ │ cmpeq r6, r8, lsr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2591187,542 +2590959,542 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011bd090 │ │ │ │ │ cmpeq r1, r8, asr r4 │ │ │ │ │ @ instruction: 0x011bd098 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r1, r0, r6, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq sp, [fp, -r8] │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ + eoreq pc, r4, #32, 18 @ 0x80000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ tsteq fp, r0, asr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, lsl r7 │ │ │ │ │ + adcseq r9, r5, r0, asr #14 │ │ │ │ │ cmpeq r1, r0, ror r4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #1 │ │ │ │ │ - ldrsbeq sp, [fp, -r8] │ │ │ │ │ - eoreq pc, r4, #8, 18 @ 0x20000 │ │ │ │ │ - tsteq fp, r0, ror #1 │ │ │ │ │ + ldrsbeq sp, [fp, -r0] │ │ │ │ │ andle sl, r4, r6, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r7, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq sp, [fp, -r0] │ │ │ │ │ + tsteq fp, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl r1 │ │ │ │ │ tsteq fp, r0, lsl #2 │ │ │ │ │ - eoreq pc, r4, #56, 18 @ 0xe0000 │ │ │ │ │ - tsteq fp, r8, lsl #2 │ │ │ │ │ + ldrsheq sp, [fp, -r0] │ │ │ │ │ + eoreq pc, r4, #80, 18 @ 0x140000 │ │ │ │ │ + ldrsheq sp, [fp, -r8] │ │ │ │ │ mulle r5, r8, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r9, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r1 │ │ │ │ │ + tsteq fp, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #2 │ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ │ - eoreq pc, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + tsteq fp, r8, lsl r1 │ │ │ │ │ + eoreq pc, r4, #128, 18 @ 0x200000 │ │ │ │ │ + tsteq fp, r0, lsr #2 │ │ │ │ │ + andle r2, r5, r8, asr #26 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, r8, lsr #1 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #17 │ │ │ │ │ adcseq sp, r5, r8, asr #25 │ │ │ │ │ cmpeq r1, r8, lsl #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ │ - andle r2, r5, r8, asr #26 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, r8, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror r1 │ │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrdeq r7, [lr], r0 @ │ │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd190 │ │ │ │ │ - tsteq fp, r8, ror r1 │ │ │ │ │ - eoreq pc, r4, #152, 18 @ 0x260000 │ │ │ │ │ - tsteq fp, r8, lsl #3 │ │ │ │ │ + eoreq pc, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + tsteq fp, r0, ror r1 │ │ │ │ │ andle r3, pc, r2, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq fp, r0, r0, lsr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd198 │ │ │ │ │ + tsteq fp, r8, lsl #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq fp, r0, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #3 │ │ │ │ │ tsteq fp, r8, lsr #3 │ │ │ │ │ - eoreq pc, r4, #200, 18 @ 0x320000 │ │ │ │ │ - @ instruction: 0x011bd1b0 │ │ │ │ │ + @ instruction: 0x011bd198 │ │ │ │ │ + eoreq pc, r4, #224, 18 @ 0x380000 │ │ │ │ │ + tsteq fp, r0, lsr #3 │ │ │ │ │ andle r3, r5, ip, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r0, [r0], -ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #3 │ │ │ │ │ + @ instruction: 0x011bd1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #3 │ │ │ │ │ @ instruction: 0x011bd1d8 │ │ │ │ │ - eoreq pc, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ - tsteq fp, r0, ror #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ + tsteq fp, r8, asr #3 │ │ │ │ │ + eoreq pc, r4, #16, 20 @ 0x10000 │ │ │ │ │ + @ instruction: 0x011bd1d0 │ │ │ │ │ andle sl, r5, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strhle r0, [r0], -r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd1f0 │ │ │ │ │ + tsteq fp, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r2 │ │ │ │ │ tsteq fp, r0, lsl #4 │ │ │ │ │ - eoreq pc, r4, #40, 20 @ 0x28000 │ │ │ │ │ - tsteq fp, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x011bd1f0 │ │ │ │ │ + eoreq pc, r4, #64, 20 @ 0x40000 │ │ │ │ │ + @ instruction: 0x011bd1f8 │ │ │ │ │ andle r3, r4, r6, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, ror #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror #4 │ │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r5, r8, lsl #22 │ │ │ │ │ cmpeq r1, r0, lsr #9 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #5 │ │ │ │ │ + eoreq pc, r4, #112, 20 @ 0x70000 │ │ │ │ │ + tsteq fp, r8, asr r2 │ │ │ │ │ + andle fp, r5, sl, ror #4 │ │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r5, r8, asr ip @ │ │ │ │ │ ldrheq sl, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ - tsteq fp, r0, ror #4 │ │ │ │ │ - eoreq pc, r4, #88, 20 @ 0x58000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r4, r0, sl, asr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #5 │ │ │ │ │ - andle fp, r5, sl, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, lsl #22 │ │ │ │ │ ldrsbeq sl, [r1, #-64] @ 0xffffffc0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r4, r0, sl, asr #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #5 │ │ │ │ │ @ instruction: 0x011bd2b0 │ │ │ │ │ - eoreq pc, r4, #136, 20 @ 0x88000 │ │ │ │ │ + @ instruction: 0x011bd290 │ │ │ │ │ + eoreq pc, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + @ instruction: 0x011bd298 │ │ │ │ │ + strdle lr, [r0], -r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrdle r1, [r0], -sp │ │ │ │ │ tsteq fp, r8, lsr #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd2b8 │ │ │ │ │ - strdle lr, [r0], -r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdle r1, [r0], -sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bd2d8 │ │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ │ + eoreq pc, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + @ instruction: 0x011bd2d0 │ │ │ │ │ + strdle r6, [r6], -r1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, r2, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd2f0 │ │ │ │ │ - @ instruction: 0x011bd2d8 │ │ │ │ │ - eoreq pc, r4, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq fp, r8, ror #5 │ │ │ │ │ - strdle r6, [r6], -r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, r2, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ + eoreq pc, r4, #0, 22 │ │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, asr r8 │ │ │ │ │ cmpeq r1, r8, ror #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r3 │ │ │ │ │ - tsteq fp, r0, lsr #6 │ │ │ │ │ - eoreq pc, r4, #232, 20 @ 0xe8000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - tsteq fp, r8, lsr #6 │ │ │ │ │ + tsteq fp, r0, lsl r3 │ │ │ │ │ andle r7, r6, r2, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0, lsr #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr r3 │ │ │ │ │ + tsteq fp, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #6 │ │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ │ - eoreq pc, r4, #24, 22 @ 0x6000 │ │ │ │ │ - tsteq fp, r8, asr r3 │ │ │ │ │ + tsteq fp, r8, lsr r3 │ │ │ │ │ + eoreq pc, r4, #48, 22 @ 0xc000 │ │ │ │ │ + tsteq fp, r0, asr #6 │ │ │ │ │ andle lr, r6, r5, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r3, r0, lsl #31 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r7, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ │ + tsteq fp, r8, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd3b0 │ │ │ │ │ + tsteq fp, r0, ror r3 │ │ │ │ │ + tsteq fp, r8, ror #6 │ │ │ │ │ + eoreq pc, r4, #96, 22 @ 0x18000 │ │ │ │ │ @ instruction: 0x011bd390 │ │ │ │ │ - eoreq pc, r4, #72, 22 @ 0x12000 │ │ │ │ │ + andle r0, r7, sp, asr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bd398 │ │ │ │ │ tsteq fp, r0, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ - @ instruction: 0x011bd398 │ │ │ │ │ - andle r0, r7, sp, asr #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdle r0, [r0], -sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bd3b0 │ │ │ │ │ tsteq fp, r8, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd3b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd3f8 │ │ │ │ │ + @ instruction: 0x011bd3f0 │ │ │ │ │ + tsteq fp, r0, ror #7 │ │ │ │ │ + eoreq pc, r4, #144, 22 @ 0x24000 │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x011bd3d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, lr, r8, asr r7 │ │ │ │ │ cmpeq r1, r0, lsr r5 │ │ │ │ │ tsteq fp, r8, ror #7 │ │ │ │ │ - eoreq pc, r4, #120, 22 @ 0x1e000 │ │ │ │ │ - @ instruction: 0x011bd3f0 │ │ │ │ │ andle r6, r7, lr, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r7, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #8 │ │ │ │ │ + @ instruction: 0x011bd3f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #8 │ │ │ │ │ - tsteq fp, r0, lsl r4 │ │ │ │ │ - eoreq pc, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ │ + tsteq fp, r8, lsl #8 │ │ │ │ │ + eoreq pc, r4, #192, 22 @ 0x30000 │ │ │ │ │ + tsteq fp, r0, lsl r4 │ │ │ │ │ andle r8, r7, r6, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #8 │ │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #8 │ │ │ │ │ + tsteq fp, r8, asr r4 │ │ │ │ │ + tsteq fp, r8, lsr r4 │ │ │ │ │ + eoreq pc, r4, #240, 22 @ 0x3c000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ │ - eoreq pc, r4, #216, 22 @ 0x36000 │ │ │ │ │ - tsteq fp, r8, asr r4 │ │ │ │ │ andle r8, sl, r8, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, lr, asr r2 │ │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq sp, [r1], r0 │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, lr, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #8 │ │ │ │ │ + tsteq fp, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #9 │ │ │ │ │ - tsteq fp, r8, ror r4 │ │ │ │ │ - eoreq pc, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq fp, r0, lsl #9 │ │ │ │ │ + tsteq fp, r0, ror r4 │ │ │ │ │ + eoreq pc, r4, #32, 24 @ 0x2000 │ │ │ │ │ + tsteq fp, r8, ror r4 │ │ │ │ │ andle r3, sl, r8, lsr #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, fp, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd490 │ │ │ │ │ + tsteq fp, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd4b8 │ │ │ │ │ - tsteq fp, r0, lsr #9 │ │ │ │ │ - eoreq pc, r4, #56, 24 @ 0x3800 │ │ │ │ │ tsteq fp, r8, lsr #9 │ │ │ │ │ + @ instruction: 0x011bd498 │ │ │ │ │ + eoreq pc, r4, #80, 24 @ 0x5000 │ │ │ │ │ + tsteq fp, r0, lsr #9 │ │ │ │ │ andle r5, sl, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bd4b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd4f0 │ │ │ │ │ + tsteq fp, r8, ror #9 │ │ │ │ │ + tsteq fp, r8, asr #9 │ │ │ │ │ + eoreq pc, r4, #128, 24 @ 0x8000 │ │ │ │ │ tsteq fp, r0, ror #9 │ │ │ │ │ - eoreq pc, r4, #104, 24 @ 0x6800 │ │ │ │ │ + andle r7, r9, sp, lsr #4 │ │ │ │ │ @ instruction: 0x011bd4d8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r5, pc, r0, asr #8 │ │ │ │ │ + adceq r5, pc, r8, lsl #8 │ │ │ │ │ @ instruction: 0x011bd4b0 │ │ │ │ │ - tsteq fp, r8, ror #9 │ │ │ │ │ - andle r7, r9, sp, lsr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r7, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd4f8 │ │ │ │ │ + @ instruction: 0x011bd4f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl r5 │ │ │ │ │ - tsteq fp, r8, lsl #10 │ │ │ │ │ - eoreq pc, r4, #152, 24 @ 0x9800 │ │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ │ + eoreq pc, r4, #176, 24 @ 0xb000 │ │ │ │ │ + tsteq fp, r8, lsl #10 │ │ │ │ │ andle ip, r8, ip, ror r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r5 │ │ │ │ │ + tsteq fp, r8, lsl r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, asr #10 │ │ │ │ │ tsteq fp, r8, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ │ cmpeq r1, r0, ror #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r5 │ │ │ │ │ + tsteq fp, r8, lsr r5 │ │ │ │ │ + eoreq pc, r4, #224, 24 @ 0xe000 │ │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ │ - eoreq pc, r4, #200, 24 @ 0xc800 │ │ │ │ │ - tsteq fp, r8, asr #10 │ │ │ │ │ @ instruction: 0xd0022abd │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr r5 │ │ │ │ │ + tsteq fp, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror r5 │ │ │ │ │ - tsteq fp, r8, ror #10 │ │ │ │ │ - eoreq pc, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ │ + tsteq fp, r0, ror #10 │ │ │ │ │ + eoreq pc, r4, #16, 26 @ 0x400 │ │ │ │ │ + tsteq fp, r8, ror #10 │ │ │ │ │ andle r7, r4, r9, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #11 │ │ │ │ │ + tsteq fp, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd5b0 │ │ │ │ │ + tsteq fp, r8, lsr #11 │ │ │ │ │ + tsteq fp, r8, lsl #11 │ │ │ │ │ + eoreq pc, r4, #64, 26 @ 0x1000 │ │ │ │ │ tsteq fp, r0, lsr #11 │ │ │ │ │ - eoreq pc, r4, #40, 26 @ 0xa00 │ │ │ │ │ + strdle sl, [r7], -r5 │ │ │ │ │ @ instruction: 0x011bd598 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror r5 │ │ │ │ │ - tsteq fp, r8, lsr #11 │ │ │ │ │ - strdle sl, [r7], -r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd00021bf │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd5b8 │ │ │ │ │ + @ instruction: 0x011bd5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #11 │ │ │ │ │ + tsteq fp, r0, ror #11 │ │ │ │ │ + tsteq fp, r0, asr #11 │ │ │ │ │ + eoreq pc, r4, #112, 26 @ 0x1c00 │ │ │ │ │ @ instruction: 0x011bd5d8 │ │ │ │ │ - eoreq pc, r4, #88, 26 @ 0x1600 │ │ │ │ │ + andle r5, r3, ip, ror #1 │ │ │ │ │ @ instruction: 0x011bd5d0 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x01132ff0 │ │ │ │ │ tsteq sl, r8, asr #23 │ │ │ │ │ - tsteq fp, r0, ror #11 │ │ │ │ │ - andle r5, r3, ip, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, ip, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd5f0 │ │ │ │ │ + tsteq fp, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr #12 │ │ │ │ │ - tsteq fp, r0, lsl #12 │ │ │ │ │ - eoreq pc, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ + @ instruction: 0x011bd5f8 │ │ │ │ │ + eoreq pc, r4, #160, 26 @ 0x2800 │ │ │ │ │ + tsteq fp, r0, lsl #12 │ │ │ │ │ andle r9, r1, sp, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r7, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, lsr #12 │ │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, lr, r0, asr r0 │ │ │ │ │ @ instruction: 0x0151a590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #12 │ │ │ │ │ + tsteq fp, r0, ror #12 │ │ │ │ │ + tsteq fp, r0, asr #12 │ │ │ │ │ + eoreq pc, r4, #208, 26 @ 0x3400 │ │ │ │ │ tsteq fp, r8, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r7, pc, r8, r6 @ │ │ │ │ │ cmpeq r1, r8, lsr #11 │ │ │ │ │ tsteq fp, r8, asr #12 │ │ │ │ │ - eoreq pc, r4, #184, 26 @ 0x2e00 │ │ │ │ │ - tsteq fp, r0, ror #12 │ │ │ │ │ andle lr, r8, r8, ror r9 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r2, r0, ip, ror lr │ │ │ │ │ tsteq fp, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r2, r0, asr #2 │ │ │ │ │ cmpeq r1, r0, asr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r2, r0, ip, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r6 │ │ │ │ │ + tsteq fp, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd690 │ │ │ │ │ - tsteq fp, r0, lsl #13 │ │ │ │ │ - eoreq pc, r4, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq fp, r8, lsl #13 │ │ │ │ │ + tsteq fp, r8, ror r6 │ │ │ │ │ + eoreq pc, r4, #0, 28 │ │ │ │ │ + tsteq fp, r0, lsl #13 │ │ │ │ │ @ instruction: 0xd00487b9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd698 │ │ │ │ │ + @ instruction: 0x011bd690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd6b8 │ │ │ │ │ - tsteq fp, r8, lsr #13 │ │ │ │ │ - eoreq pc, r4, #24, 28 @ 0x180 │ │ │ │ │ @ instruction: 0x011bd6b0 │ │ │ │ │ + tsteq fp, r0, lsr #13 │ │ │ │ │ + eoreq pc, r4, #48, 28 @ 0x300 │ │ │ │ │ + tsteq fp, r8, lsr #13 │ │ │ │ │ andle r1, r7, lr, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd6d0 │ │ │ │ │ + @ instruction: 0x011bd6b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bd6f8 │ │ │ │ │ tsteq fp, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, r6, r0, ror #16 │ │ │ │ │ ldrsbeq sl, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x011bd6d8 │ │ │ │ │ + eoreq pc, r4, #96, 28 @ 0x600 │ │ │ │ │ @ instruction: 0x011bd6f0 │ │ │ │ │ - eoreq pc, r4, #72, 28 @ 0x480 │ │ │ │ │ + andle r5, sl, r9, ror #15 │ │ │ │ │ tsteq fp, r8, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0113b1d0 │ │ │ │ │ ldrsheq sl, [r1, #-80] @ 0xffffffb0 │ │ │ │ │ - @ instruction: 0x011bd6f8 │ │ │ │ │ - andle r5, sl, r9, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, sl, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #14 │ │ │ │ │ + tsteq fp, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #14 │ │ │ │ │ - tsteq fp, r8, lsl r7 │ │ │ │ │ - eoreq pc, r4, #120, 28 @ 0x780 │ │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ │ + tsteq fp, r0, lsl r7 │ │ │ │ │ + eoreq pc, r4, #144, 28 @ 0x900 │ │ │ │ │ + tsteq fp, r8, lsl r7 │ │ │ │ │ andle r6, r1, lr, lsr r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r7 │ │ │ │ │ + tsteq fp, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror #14 │ │ │ │ │ - tsteq fp, r0, asr #14 │ │ │ │ │ - eoreq pc, r4, #168, 28 @ 0xa80 │ │ │ │ │ tsteq fp, r8, asr #14 │ │ │ │ │ + tsteq fp, r8, lsr r7 │ │ │ │ │ + eoreq pc, r4, #192, 28 @ 0xc00 │ │ │ │ │ + tsteq fp, r0, asr #14 │ │ │ │ │ strdle r1, [r7], -r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, r4, lsl #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror #14 │ │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r2, r8, ror r5 │ │ │ │ │ + umlalseq r3, r2, r8, r5 │ │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #15 │ │ │ │ │ - tsteq fp, r8, ror r7 │ │ │ │ │ - eoreq pc, r4, #216, 28 @ 0xd80 │ │ │ │ │ tsteq fp, r0, lsl #15 │ │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ │ + eoreq pc, r4, #240, 28 @ 0xf00 │ │ │ │ │ + tsteq fp, r8, ror r7 │ │ │ │ │ andle r2, r7, ip, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r1, r0, sp, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd790 │ │ │ │ │ + tsteq fp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr #15 │ │ │ │ │ - tsteq fp, r0, lsr #15 │ │ │ │ │ - eoreq pc, r4, #8, 30 │ │ │ │ │ @ instruction: 0x011bd7b8 │ │ │ │ │ + @ instruction: 0x011bd798 │ │ │ │ │ + eoreq pc, r4, #32, 30 @ 0x80 │ │ │ │ │ + tsteq fp, r0, lsr #15 │ │ │ │ │ andle r4, r7, r6, lsl #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andle r0, r0, fp, asr #30 │ │ │ │ │ @ instruction: 0x011bd7b0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, lsl #21 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andle r0, r0, fp, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #15 │ │ │ │ │ + tsteq fp, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd7f8 │ │ │ │ │ + @ instruction: 0x011bd7f0 │ │ │ │ │ + tsteq fp, r0, ror #15 │ │ │ │ │ + eoreq pc, r4, #80, 30 @ 0x140 │ │ │ │ │ @ instruction: 0x011bd7d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, sl, r0, asr #3 │ │ │ │ │ cmpeq r1, r0, lsr #12 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ - eoreq pc, r4, #56, 30 @ 0xe0 │ │ │ │ │ - @ instruction: 0x011bd7f0 │ │ │ │ │ andle sl, r6, r9, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #16 │ │ │ │ │ + @ instruction: 0x011bd7f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsr #16 │ │ │ │ │ - tsteq fp, r0, lsl r8 │ │ │ │ │ - eoreq pc, r4, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ │ + tsteq fp, r8, lsl #16 │ │ │ │ │ + eoreq pc, r4, #128, 30 @ 0x200 │ │ │ │ │ + tsteq fp, r0, lsl r8 │ │ │ │ │ mulle r7, lr, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r6, r3, r8, fp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6, lsl #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ │ + tsteq fp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #16 │ │ │ │ │ - tsteq fp, r0, asr #16 │ │ │ │ │ - eoreq pc, r4, #152, 30 @ 0x260 │ │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ │ + tsteq fp, r8, lsr r8 │ │ │ │ │ + eoreq pc, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + tsteq fp, r0, asr #16 │ │ │ │ │ @ instruction: 0xd0075eb4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdle r0, [r0], -r8 │ │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ adcseq sl, r5, r8, lsr #1 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdle r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ │ + tsteq fp, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bd890 │ │ │ │ │ tsteq fp, r0, lsl #17 │ │ │ │ │ - eoreq pc, r4, #200, 30 @ 0x320 │ │ │ │ │ + tsteq fp, r8, ror r8 │ │ │ │ │ + eoreq pc, r4, #224, 30 @ 0x380 │ │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ │ andle r2, ip, r9, lsl fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bd890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd8b8 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ - eoreq r0, r5, #8 │ │ │ │ │ + eoreq r0, r5, #32 │ │ │ │ │ @ instruction: 0x011bd8b0 │ │ │ │ │ andle lr, r7, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd8d0 │ │ │ │ │ tsteq fp, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r3, lr, r8, lsr r3 │ │ │ │ │ cmpeq r1, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd8f0 │ │ │ │ │ tsteq fp, r0, ror #17 │ │ │ │ │ - eoreq r0, r5, #56 @ 0x38 │ │ │ │ │ + eoreq r0, r5, #80 @ 0x50 │ │ │ │ │ tsteq fp, r8, ror #17 │ │ │ │ │ mulle r8, fp, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r6, r0, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd8f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2591736,29 +2591508,29 @@ │ │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, asr #18 │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ - eoreq r0, r5, #104 @ 0x68 │ │ │ │ │ + eoreq r0, r5, #128 @ 0x80 │ │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ │ andle fp, sl, fp, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, lsr #7 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrshteq r8, [r5], r0 │ │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #19 │ │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ │ - eoreq r0, r5, #152 @ 0x98 │ │ │ │ │ + eoreq r0, r5, #176 @ 0xb0 │ │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r6, r0, lsl #4 │ │ │ │ │ cmpeq r1, r8, ror #12 │ │ │ │ │ tsteq fp, r8, lsl #19 │ │ │ │ │ andle r0, r7, r4, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2591768,39 +2591540,39 @@ │ │ │ │ │ ldrshteq r0, [r6], r0 │ │ │ │ │ cmpeq r1, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ │ @ instruction: 0x011bd9b8 │ │ │ │ │ - eoreq r0, r5, #200 @ 0xc8 │ │ │ │ │ + eoreq r0, r5, #224 @ 0xe0 │ │ │ │ │ tsteq fp, r0, asr #19 │ │ │ │ │ andle pc, sl, ip, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r7, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd9f0 │ │ │ │ │ tsteq fp, r0, ror #19 │ │ │ │ │ - eoreq r0, r5, #248 @ 0xf8 │ │ │ │ │ + eoreq r0, r5, #16, 2 │ │ │ │ │ tsteq fp, r8, ror #19 │ │ │ │ │ andle ip, sl, r5, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r6, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bd9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ │ tsteq fp, r8, lsl #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0151a698 │ │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ │ - eoreq r0, r5, #40, 2 │ │ │ │ │ + eoreq r0, r5, #64, 2 │ │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ │ andle r7, r4, r8, asr #2 │ │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ │ ldrheq sl, [r1, #-96] @ 0xffffffa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2591809,30 +2591581,30 @@ │ │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ ldrsheq r3, [r3, -r8] │ │ │ │ │ tsteq sl, r8, ror #23 │ │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq pc, pc, r0, asr r8 @ │ │ │ │ │ + adceq pc, pc, r8, lsl r8 @ │ │ │ │ │ cmpeq r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #21 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ - eoreq r0, r5, #88, 2 │ │ │ │ │ + eoreq r0, r5, #112, 2 │ │ │ │ │ tsteq fp, r8, ror sl │ │ │ │ │ andle r8, r6, lr, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, r1, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #21 │ │ │ │ │ @ instruction: 0x011bda98 │ │ │ │ │ - eoreq r0, r5, #136, 2 @ 0x22 │ │ │ │ │ + eoreq r0, r5, #160, 2 @ 0x28 │ │ │ │ │ @ instruction: 0x011bdab8 │ │ │ │ │ ldrdle pc, [r5], -r8 │ │ │ │ │ tsteq fp, r8, lsr #21 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011bdab0 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2591840,15 +2591612,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r6, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ │ - eoreq r0, r5, #184, 2 @ 0x2e │ │ │ │ │ + eoreq r0, r5, #208, 2 @ 0x34 │ │ │ │ │ tsteq fp, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, fp, r8, ror fp │ │ │ │ │ ldrsheq sl, [r1, #-104] @ 0xffffff98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011a2990 │ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ │ @@ -2591926,25 +2591698,25 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0xd0000ebc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ │ - eoreq r0, r5, #232, 2 @ 0x3a │ │ │ │ │ + eoreq r0, r5, #0, 4 │ │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ │ ldrdle r4, [r8], -pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, sl, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ │ - eoreq r0, r5, #24, 4 @ 0x80000001 │ │ │ │ │ + eoreq r0, r5, #48, 4 │ │ │ │ │ tsteq fp, r0, ror #24 │ │ │ │ │ @ instruction: 0xd008b6b6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, ip, r1 │ │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2591954,15 +2591726,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #25 │ │ │ │ │ @ instruction: 0x011bdc90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq ip, [sl], r0 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ tsteq fp, r0, lsr #25 │ │ │ │ │ - eoreq r0, r5, #72, 4 @ 0x80000004 │ │ │ │ │ + eoreq r0, r5, #96, 4 │ │ │ │ │ @ instruction: 0x011bdcb8 │ │ │ │ │ andle pc, r1, r7, lsl #16 │ │ │ │ │ @ instruction: 0x011bdcb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, sl, r8, lsr #28 │ │ │ │ │ cmpeq r1, r0, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2591974,39 +2591746,39 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ umlalseq lr, r0, r0, r5 │ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011bdcf0 │ │ │ │ │ - eoreq r0, r5, #120, 4 @ 0x80000007 │ │ │ │ │ + eoreq r0, r5, #144, 4 │ │ │ │ │ @ instruction: 0x011bdcf8 │ │ │ │ │ andle r3, r3, fp, lsr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r3, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r6, [r0], #80 @ 0x50 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ │ - eoreq r0, r5, #168, 4 @ 0x8000000a │ │ │ │ │ + eoreq r0, r5, #192, 4 │ │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ │ andle r0, ip, r1, lsr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bddb8 │ │ │ │ │ tsteq fp, r8, lsr #27 │ │ │ │ │ - eoreq r0, r5, #216, 4 @ 0x8000000d │ │ │ │ │ + eoreq r0, r5, #240, 4 │ │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010fbab0 │ │ │ │ │ cmpeq r1, r0, ror r7 │ │ │ │ │ @ instruction: 0x011bdaf0 │ │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ │ @@ -2592030,15 +2591802,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, lr, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #27 │ │ │ │ │ @ instruction: 0x011bddd0 │ │ │ │ │ - eoreq r0, r5, #8, 6 @ 0x20000000 │ │ │ │ │ + eoreq r0, r5, #32, 6 @ 0x80000000 │ │ │ │ │ @ instruction: 0x011bddd8 │ │ │ │ │ andle r6, r0, ip, ror #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2592050,15 +2591822,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r8, asr #17 │ │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ │ @ instruction: 0x011bddf8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ │ tsteq fp, r0, lsr #28 │ │ │ │ │ - eoreq r0, r5, #56, 6 @ 0xe0000000 │ │ │ │ │ + eoreq r0, r5, #80, 6 @ 0x40000001 │ │ │ │ │ tsteq fp, r8, lsr #28 │ │ │ │ │ andle ip, r6, r9, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mulle r0, r5, r0 │ │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2592080,35 +2591852,35 @@ │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ sbceq r6, r3, r0, lsl #26 │ │ │ │ │ tsteq fp, r8, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011bde98 │ │ │ │ │ - eoreq r0, r5, #104, 6 @ 0xa0000001 │ │ │ │ │ + eoreq r0, r5, #128, 6 │ │ │ │ │ tsteq fp, r0, lsr #29 │ │ │ │ │ andle ip, r4, pc, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdle r2, [r0], -r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bdeb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bded0 │ │ │ │ │ tsteq fp, r0, asr #29 │ │ │ │ │ - eoreq r0, r5, #152, 6 @ 0x60000002 │ │ │ │ │ + eoreq r0, r5, #176, 6 @ 0xc0000002 │ │ │ │ │ tsteq fp, r8, asr #29 │ │ │ │ │ mulle r0, r1, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r3, r0, sl, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bded8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ │ tsteq fp, r8, ror #29 │ │ │ │ │ - eoreq r0, r5, #200, 6 @ 0x20000003 │ │ │ │ │ + eoreq r0, r5, #224, 6 @ 0x80000003 │ │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ │ andle r1, fp, r9, lsr #27 │ │ │ │ │ @ instruction: 0x011bdef8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabteq ip, r8, r8, r6 │ │ │ │ │ ldrheq sl, [r1, #-120] @ 0xffffff88 │ │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ │ @@ -2592171,15 +2591943,15 @@ │ │ │ │ │ @ instruction: 0x011bdfd0 │ │ │ │ │ @ instruction: 0x011bdff0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011bdff8 │ │ │ │ │ ldrdeq r6, [r0], #80 @ 0x50 │ │ │ │ │ tsteq fp, r0, ror #31 │ │ │ │ │ @ instruction: 0x011bdf90 │ │ │ │ │ - addeq r8, r6, r0, lsl #23 │ │ │ │ │ + addeq r8, r3, r0, lsl #23 │ │ │ │ │ tsteq fp, r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r5, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ │ @@ -2592335,15 +2592107,15 @@ │ │ │ │ │ cmpeq r1, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011be298 │ │ │ │ │ @ instruction: 0x011be290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq r3, [lr], r8 @ │ │ │ │ │ + adceq r3, lr, r8, asr #26 │ │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011be2b0 │ │ │ │ │ @@ -2592417,15 +2592189,15 @@ │ │ │ │ │ tsteq fp, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ │ @ instruction: 0x011be3d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r1, r0, lsl #18 │ │ │ │ │ + adcseq sl, r1, r0, lsr r9 │ │ │ │ │ cmpeq r1, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011be3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011be3f8 │ │ │ │ │ @@ -2592443,15 +2592215,15 @@ │ │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ │ - umlaleq r2, lr, r8, r8 │ │ │ │ │ + adceq r2, lr, r8, lsl #17 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ │ @@ -2592851,15 +2592623,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x011bea90 │ │ │ │ │ rscseq r5, fp, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, lsl r7 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r8, lsl #7 │ │ │ │ │ + adceq sp, pc, r8, lsl r3 @ │ │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011beab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011beab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #21 │ │ │ │ │ @@ -2592960,31 +2592732,31 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bec98 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r8, r0, r0, lsl #4 │ │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ │ - rscseq r2, sl, r0, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ │ - ldrshteq r9, [sl], #208 @ 0xd0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bec90 │ │ │ │ │ tsteq fp, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ │ - tsteq fp, r8, ror #24 │ │ │ │ │ - tsteq fp, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bec98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011becb0 │ │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strhteq r9, [sp], r0 │ │ │ │ │ cmpeq r1, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2593195,15 +2592967,15 @@ │ │ │ │ │ tsteq fp, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8 @ │ │ │ │ │ @ instruction: 0x011beff8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - rsbseq r0, sl, r0, lsl #23 │ │ │ │ │ + rsbseq r0, sp, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror r1 @ │ │ │ │ │ @@ -2593395,15 +2593167,15 @@ │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #6 @ │ │ │ │ │ tsteq fp, r0, lsr #6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r3, r0, r8, r3 │ │ │ │ │ + adcseq r3, r0, r8, asr #7 │ │ │ │ │ cmpeq r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #6 @ │ │ │ │ │ @@ -2593426,47 +2593198,47 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bf398 │ │ │ │ │ @ instruction: 0x011bf390 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r0, r8, lsr #7 │ │ │ │ │ cmpeq r1, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bf3b0 │ │ │ │ │ + @ instruction: 0x011bf3f0 │ │ │ │ │ tsteq fp, r8, lsr #7 @ │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #7 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r0, r5, #48, 16 @ 0x300000 │ │ │ │ │ tsteq fp, r0, asr #7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, lr, r0, lsr #26 │ │ │ │ │ ldrheq sl, [r1, #-168] @ 0xffffff58 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bf3b0 │ │ │ │ │ + eoreq r0, r5, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq fp, r8, asr #7 @ │ │ │ │ │ + eoreq r0, r5, #0, 16 │ │ │ │ │ @ instruction: 0x011bf3d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bf3d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bf3f0 │ │ │ │ │ + eoreq r0, r5, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq fp, r8, ror #7 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bf3f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, lsl #8 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r4 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r0, r5, #24, 16 @ 0x180000 │ │ │ │ │ tsteq fp, r8, lsl #8 @ │ │ │ │ │ - eoreq r0, r5, #0, 16 │ │ │ │ │ + @ instruction: 0x011bf3d8 │ │ │ │ │ + addeq r4, r4, r0, lsl #11 │ │ │ │ │ + tsteq r7, r0, lsl #14 │ │ │ │ │ + rscseq r8, sl, r8, lsl #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r4 @ │ │ │ │ │ - eoreq r0, r5, #232, 14 @ 0x3a00000 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror #8 @ │ │ │ │ │ tsteq fp, r0, ror #8 @ │ │ │ │ │ addeq r5, r1, r0, lsl #31 │ │ │ │ │ tsteq fp, r0, lsr r4 @ │ │ │ │ │ addeq r7, r1, r0, lsr r0 │ │ │ │ │ tsteq fp, r8, lsr r4 @ │ │ │ │ │ tsteq sl, r0, lsl #21 │ │ │ │ │ tsteq fp, r8, asr r4 @ │ │ │ │ │ @@ -2593477,26 +2593249,26 @@ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r8, lsr #8 @ │ │ │ │ │ - tsteq fp, r8, lsl r4 @ │ │ │ │ │ - eoreq r0, r5, #208, 14 @ 0x3400000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011bf4b0 │ │ │ │ │ - tsteq fp, r8, ror #8 @ │ │ │ │ │ - addeq r4, r4, r0, lsl #11 │ │ │ │ │ + tsteq fp, r0, ror r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, ror r4 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bf490 │ │ │ │ │ tsteq fp, r8, lsl #9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r7, ip, r0, lsr sp │ │ │ │ │ ldrsbeq sl, [r1, #-160] @ 0xffffff60 │ │ │ │ │ - @ instruction: 0x011726f8 │ │ │ │ │ - rscseq r8, sl, r8, lsl #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011bf4b0 │ │ │ │ │ tsteq fp, r0, lsr #9 @ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq fp, r8, lsr #9 @ │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2593523,15 +2593295,15 @@ │ │ │ │ │ tsteq fp, r8, lsl #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #10 @ │ │ │ │ │ tsteq fp, r0, lsr #10 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - ldrshteq r5, [r5], r8 │ │ │ │ │ + adcseq r5, r5, r8, asr r4 │ │ │ │ │ cmpeq r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, asr #10 @ │ │ │ │ │ @@ -2593639,15 +2593411,15 @@ │ │ │ │ │ cmpeq r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bf6f8 │ │ │ │ │ @ instruction: 0x011bf6f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, lsr #24 │ │ │ │ │ + adcseq r7, r6, r0, asr ip │ │ │ │ │ cmpeq r1, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl r7 @ │ │ │ │ │ @@ -2593656,31 +2593428,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsr #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r8, lsl #15 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r8, r0, r0, lsl #4 │ │ │ │ │ tsteq fp, r8, lsr r7 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + rscseq r2, sl, r0, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, asr #14 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, asr #14 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, asr r7 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, ror #14 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, ror #14 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r5, [r6], r0 │ │ │ │ │ cmpeq r1, r8, ror fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r0, ror r7 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq fp, r8, lsl #15 @ │ │ │ │ │ + tsteq fp, r0, asr r7 @ │ │ │ │ │ + ldrshteq r9, [sl], #208 @ 0xd0 │ │ │ │ │ + tsteq fp, r8, asr #14 @ │ │ │ │ │ + tsteq fp, r8, ror #14 @ │ │ │ │ │ tsteq fp, r0, lsl #15 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011346b8 │ │ │ │ │ @ instruction: 0x0151ab90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bf790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2593861,15 +2593633,15 @@ │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, ror sl @ │ │ │ │ │ tsteq fp, r8, ror #20 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r8, lsl #13 │ │ │ │ │ + strdeq r6, [pc], r8 @ │ │ │ │ │ cmpeq r1, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011bfa98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, asr #3 │ │ │ │ │ @@ -2594095,15 +2593867,15 @@ │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsl #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, lsl lr @ │ │ │ │ │ tsteq fp, r0, lsl lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r8, lsr #19 │ │ │ │ │ + adceq r5, pc, r8, ror r9 @ │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r0, lsr #28 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq fp, r8, asr #28 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r0, r0, lsr #7 │ │ │ │ │ @@ -2594187,15 +2593959,15 @@ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq ip, r8, rrx │ │ │ │ │ tsteq fp, r0, ror pc @ │ │ │ │ │ tsteq fp, r8, lsl #31 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq fp, r0, lsl #31 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq r7, pc, r0, r0 @ │ │ │ │ │ + adceq r7, pc, r8, asr r0 @ │ │ │ │ │ tsteq fp, r8, asr pc @ │ │ │ │ │ @ instruction: 0x011bff90 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ @ instruction: 0x011bff98 │ │ │ │ │ tsteq fp, r0, lsr #31 @ │ │ │ │ │ @ instruction: 0x010bdcb0 │ │ │ │ │ @@ -2594219,15 +2593991,15 @@ │ │ │ │ │ cmpeq r0, r8, asr #4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ │ @ instruction: 0x011bfff8 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010bdcb0 │ │ │ │ │ - sbceq r0, sp, r0, lsl #23 │ │ │ │ │ + adcseq r8, r6, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ @@ -2594432,67 +2594204,67 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011c03f0 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - tsteq ip, r0, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrhteq r0, [r0], r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c03b8 │ │ │ │ │ tsteq ip, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, lsr #19 │ │ │ │ │ cmpeq r1, r8, ror #27 │ │ │ │ │ @ instruction: 0x011c01f8 │ │ │ │ │ cmpeq r2, r8, lsl #15 │ │ │ │ │ tsteq ip, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr #7 │ │ │ │ │ cmpeq r1, r8, ror #27 │ │ │ │ │ @ instruction: 0x011c03b0 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011c03b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c03d8 │ │ │ │ │ @ instruction: 0x011c03d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r8, r0, lsl #9 │ │ │ │ │ cmpeq r1, r0, lsl #28 │ │ │ │ │ - tsteq ip, r0, asr #7 │ │ │ │ │ - addeq r5, r1, r8, ror sp │ │ │ │ │ - @ instruction: 0x011c03d8 │ │ │ │ │ - cmpeq r6, r0, ror #29 @ │ │ │ │ │ - tsteq ip, r8, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl r4 │ │ │ │ │ + tsteq ip, r8, ror #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c03f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c03f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #8 │ │ │ │ │ - addeq sl, r0, r8, asr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #8 │ │ │ │ │ - addeq r2, r0, r0, ror r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #8 │ │ │ │ │ + tsteq ip, r0, lsl r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #8 │ │ │ │ │ - addeq fp, r1, r8, lsl #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011c03f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq sl, pc, r8, lsr #26 │ │ │ │ │ @@ -2594550,43 +2594322,43 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr r5 │ │ │ │ │ + tsteq ip, r0, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ │ - addeq r7, r1, r8, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #10 │ │ │ │ │ - cmpeq r6, r0, lsr pc @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, r2, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r5 │ │ │ │ │ - addeq r5, r1, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r6, r0, lsl #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #11 │ │ │ │ │ + tsteq ip, r8, asr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #11 │ │ │ │ │ - addeq r1, r3, r8, lsr #31 │ │ │ │ │ @ instruction: 0x011db9b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r0, ror #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119c8f0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c0598 │ │ │ │ │ - tsteq ip, r0, lsr r5 │ │ │ │ │ tsteq ip, r0, ror r5 │ │ │ │ │ ldrsheq lr, [r9, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119c8f0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq ip, r8, asr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c05d0 │ │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2594668,69 +2594440,69 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c06f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c06f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror #15 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - tsteq ip, r0, lsl r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r7 │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr r7 │ │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0119e290 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ │ - tsteq ip, r8, lsl r7 │ │ │ │ │ - cmpeq r6, r8, lsl #30 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr r7 │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ tsteq r9, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ │ - tsteq ip, r8, ror #7 │ │ │ │ │ - tsteq ip, r8, lsr r7 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r7 │ │ │ │ │ - cmpeq r6, r0, lsr pc @ │ │ │ │ │ - @ instruction: 0x011bec90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #14 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq ip, r0, ror r7 │ │ │ │ │ - cmpeq r6, r8, asr pc @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #14 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsl #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c0798 │ │ │ │ │ @ instruction: 0x011c0790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0119fbd8 │ │ │ │ │ ldrsbeq sl, [r1, #-232] @ 0xffffff18 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x011c0798 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c07b8 │ │ │ │ │ @ instruction: 0x011c07b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r4, [lr], r0 @ │ │ │ │ │ ldrsheq sl, [r1, #-224] @ 0xffffff20 │ │ │ │ │ - tsteq ip, r0, lsr #15 │ │ │ │ │ - addeq r5, r1, r8, ror sp │ │ │ │ │ - @ instruction: 0x011c07b8 │ │ │ │ │ - cmpeq r6, r0, lsl #31 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c07d8 │ │ │ │ │ @ instruction: 0x011c07d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r6, lr, r0, ror #30 │ │ │ │ │ cmpeq r1, r8, lsl #30 │ │ │ │ │ - tsteq ip, r0, asr r7 │ │ │ │ │ - tsteq ip, r0, asr #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c07f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c07f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2594768,19 +2594540,19 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c0890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr #1 │ │ │ │ │ - tsteq ip, r0, ror #10 │ │ │ │ │ - @ instruction: 0x011c07d8 │ │ │ │ │ @ instruction: 0x011c0898 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c08f0 │ │ │ │ │ @ instruction: 0x011c08b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, lr, r0, ror #25 │ │ │ │ │ cmpeq r1, r8, lsr pc │ │ │ │ │ @ instruction: 0x011c05f0 │ │ │ │ │ tsteq r1, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, asr #17 │ │ │ │ │ @@ -2594791,18 +2594563,18 @@ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq ip, r0, ror #17 │ │ │ │ │ smlatteq ip, r8, r1, r1 │ │ │ │ │ tsteq ip, r8, ror #17 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq ip, r8, r1, r1 │ │ │ │ │ - tsteq ip, r0, lsr #17 │ │ │ │ │ - tsteq ip, r0, lsl #15 │ │ │ │ │ - @ instruction: 0x011c08f0 │ │ │ │ │ - addeq r2, r0, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c08f8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr #18 │ │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq lr, [lr], r0 │ │ │ │ │ cmpeq r1, r0, asr pc │ │ │ │ │ @ instruction: 0x011c08b8 │ │ │ │ │ @ instruction: 0x01111ad0 │ │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ │ @@ -2594813,18 +2594585,18 @@ │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq ip, r8, lsr r9 │ │ │ │ │ @ instruction: 0x01111990 │ │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01111990 │ │ │ │ │ - tsteq ip, r8, lsl r4 │ │ │ │ │ - @ instruction: 0x011c07d8 │ │ │ │ │ - tsteq ip, r8, asr #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c12d0 │ │ │ │ │ tsteq ip, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r0, asr r4 @ │ │ │ │ │ cmpeq r1, r8, ror #30 │ │ │ │ │ tsteq ip, r0, lsl r9 │ │ │ │ │ @ instruction: 0x01111990 │ │ │ │ │ tsteq ip, r8, ror r9 │ │ │ │ │ @@ -2595243,15 +2595015,15 @@ │ │ │ │ │ tsteq ip, r8, ror #31 │ │ │ │ │ @ instruction: 0x011c0ff8 │ │ │ │ │ @ instruction: 0x011c0ff0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ - rscseq r8, pc, r0, lsl #23 │ │ │ │ │ + rscseq r8, lr, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @ instruction: 0x011c1098 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ @@ -2595423,18 +2595195,18 @@ │ │ │ │ │ ldrsbteq r8, [fp], #200 @ 0xc8 │ │ │ │ │ tsteq ip, r0, asr #5 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - tsteq ip, r0, asr r9 │ │ │ │ │ - tsteq ip, r0, lsl #15 │ │ │ │ │ - @ instruction: 0x011c12d0 │ │ │ │ │ - addeq r2, r0, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011c12d8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, rrx │ │ │ │ │ tsteq ip, r8, ror #5 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r2, r5, r8, asr #24 │ │ │ │ │ tsteq ip, r8, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #2 │ │ │ │ │ tsteq ip, r0, lsr r3 │ │ │ │ │ @@ -2596267,15 +2596039,15 @@ │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c1ff8 │ │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ - sbceq r8, fp, r0, lsl #23 │ │ │ │ │ + sbcseq r0, r3, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ @@ -2596293,18 +2596065,18 @@ │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq ip, r8, asr r0 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0181bab8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq ip, r8, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, asr #1 │ │ │ │ │ tsteq ip, r8, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ adcseq sp, sp, r8, ror sp │ │ │ │ │ @ instruction: 0x0151af98 │ │ │ │ │ tsteq ip, r8, lsl #7 │ │ │ │ │ @@ -2596886,53 +2596658,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c2998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011c29b8 │ │ │ │ │ + tsteq ip, r0, lsl sl │ │ │ │ │ adcseq r3, r1, r0, asr #14 │ │ │ │ │ ldrsheq r8, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ tsteq ip, r0, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x011c29b8 │ │ │ │ │ + tsteq ip, r0, asr #19 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ tsteq ip, r8, asr #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrhteq r0, [r0], r8 │ │ │ │ │ @ instruction: 0x011c29d0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011c29d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ @ instruction: 0x011c29f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + tsteq ip, r0, ror #19 │ │ │ │ │ + @ instruction: 0x011c29f0 │ │ │ │ │ + addeq r5, r1, r8, ror sp │ │ │ │ │ @ instruction: 0x011c29f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r6, r0, ror #29 @ │ │ │ │ │ + @ instruction: 0x011c29d8 │ │ │ │ │ tsteq ip, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr sl │ │ │ │ │ tsteq ip, r0, lsr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq sl, r0, r8, asr #2 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr #20 │ │ │ │ │ + addeq r2, r0, r0, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + tsteq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #20 │ │ │ │ │ + tsteq ip, r0, asr #20 │ │ │ │ │ + addeq fp, r1, r8, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + tsteq ip, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2596940,15 +2596712,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ tsteq ip, r8, ror sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010c3e98 │ │ │ │ │ cmpeq r1, r0, asr r0 │ │ │ │ │ tsteq ip, r0, lsl #18 │ │ │ │ │ - sbceq r6, r0, r8, lsl #25 │ │ │ │ │ + strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x011c2a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011c2a98 │ │ │ │ │ cmpeq r1, r0, asr r0 │ │ │ │ │ @ instruction: 0x011c2ab0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, lsr #21 │ │ │ │ │ @@ -2597026,15 +2596798,15 @@ │ │ │ │ │ tsteq ip, r8, lsr #23 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011c2bd0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011c2bb8 │ │ │ │ │ sbceq r3, r2, r8, lsr ip │ │ │ │ │ tsteq ip, r0, ror #23 │ │ │ │ │ - sbceq r6, r0, r8, lsl #25 │ │ │ │ │ + strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ │ tsteq ip, r8, ror #23 │ │ │ │ │ @ instruction: 0x011c2bf0 │ │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011c2bf8 │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ @@ -2597152,21 +2596924,21 @@ │ │ │ │ │ tsteq ip, r0, asr #27 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c2dd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #31 │ │ │ │ │ + tsteq ip, r0, asr r0 │ │ │ │ │ tsteq ip, r0, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r4, r7, r8, lsl r0 │ │ │ │ │ cmpeq r1, r8, rrx │ │ │ │ │ tsteq ip, r0, lsl #21 │ │ │ │ │ - sbceq r4, r0, r0, lsr #7 │ │ │ │ │ + sbceq r4, r0, r8, asr #7 │ │ │ │ │ adcseq r1, r2, r8, lsl r7 │ │ │ │ │ teqeq r0, r0, lsl ip │ │ │ │ │ tsteq ip, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #28 │ │ │ │ │ cmpeq r1, r8, rrx │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ @@ -2597220,23 +2596992,23 @@ │ │ │ │ │ @ instruction: 0x011c2ed0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq ip, r8, ror #29 │ │ │ │ │ @ instruction: 0x011c2ed8 │ │ │ │ │ tsteq ip, r0, ror #29 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x011c2ef0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x011c2fd0 │ │ │ │ │ @ instruction: 0x011c2ef8 │ │ │ │ │ tsteq ip, r0, lsl #30 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, lsl pc │ │ │ │ │ - sbceq r4, r0, r0, lsr #7 │ │ │ │ │ + sbceq r4, r0, r8, asr #7 │ │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq r0, r1, r8, r1 │ │ │ │ │ tsteq ip, r8, ror pc │ │ │ │ │ tsteq ip, r0, lsr #30 │ │ │ │ │ tsteq ip, r8, lsr #30 │ │ │ │ │ @@ -2597285,18 +2597057,18 @@ │ │ │ │ │ sbcseq pc, r3, r8, asr #17 │ │ │ │ │ @ instruction: 0x011c2fd8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ adcseq ip, r1, r0, asr ip │ │ │ │ │ teqeq r0, r8, lsr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c2ff0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r7, r1, r8, lsr r2 │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ + cmpeq r6, r0, lsr pc @ │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2597462,15 +2597234,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r0, r0, lsr #12 │ │ │ │ │ smlalbteq r0, r6, r5, r8 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, asr r3 │ │ │ │ │ + adcseq r9, sl, r8, lsr #6 │ │ │ │ │ hvceq 23653 @ 0x5c65 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq lr, [pc], r8 │ │ │ │ │ cmpeq r6, r9, lsr #14 │ │ │ │ │ @@ -2597540,15 +2597312,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r0, r0, lsl #11 │ │ │ │ │ cmpeq r5, r5, ror #16 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, ror sp @ │ │ │ │ │ + adcseq lr, pc, r0, asr sp @ │ │ │ │ │ cmpeq r5, r1, ror #20 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r0, lsr #12 │ │ │ │ │ smlalbteq r1, r6, r9, ip │ │ │ │ │ @@ -2597564,15 +2597336,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r8, ror #28 │ │ │ │ │ strheq sp, [r5, #-153] @ 0xffffff67 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r0, asr #3 │ │ │ │ │ + smulleq r3, r2, r8, r1 │ │ │ │ │ cmpeq r5, r5, asr fp │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r0, r0, asr #23 │ │ │ │ │ strdeq lr, [r5, #-109] @ 0xffffff93 │ │ │ │ │ @@ -2597624,15 +2597396,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r0, lsl #1 │ │ │ │ │ smlaltbeq fp, r5, r1, r7 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, asr #3 │ │ │ │ │ + adcseq sl, ip, r8, ror #3 │ │ │ │ │ cmpeq r5, sp, ror #10 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2597810,15 +2597582,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, lsl #31 │ │ │ │ │ cmpeq r5, r5, lsr pc │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq r8, r2, r0, lsr #12 │ │ │ │ │ smlalbteq r9, r5, r1, lr │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r2, r0, asr #8 │ │ │ │ │ hvceq 24605 @ 0x601d │ │ │ │ │ @@ -2597906,15 +2597678,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r3, [r1], #152 @ 0x98 │ │ │ │ │ smlalbteq r1, r6, r5, r3 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r0, asr #23 │ │ │ │ │ + smulleq lr, r1, r8, fp │ │ │ │ │ cmpeq r5, r5, lsl ip │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01459995 │ │ │ │ │ @@ -2598314,42 +2598086,42 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r0, sl, r8, asr r5 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ ... │ │ │ │ │ - addeq r8, r1, r0, lsl #23 │ │ │ │ │ + addseq r8, r1, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ - adcseq fp, r5, r0, asr r2 │ │ │ │ │ + adcseq fp, r5, r0, lsr #4 │ │ │ │ │ cmpeq r1, r0, lsl #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r4, r2, r8, asr #27 │ │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ │ + addeq r5, r1, r0, asr #28 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mrseq r0, (UNDEF: 97) │ │ │ │ │ tsteq ip, r8, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0151b098 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r6, r0, lsl #31 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01518698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, ror r0 │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r1, r3, r8, lsr #31 │ │ │ │ │ tsteq ip, r8, rrx │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, ror r0 │ │ │ │ │ + tsteq ip, r8, ror #31 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + tsteq ip, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2598413,55 +2598185,55 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, asr #4 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ + @ instruction: 0x011c4198 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c4190 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c4198 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ tsteq ip, r0, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r6, r8, lsl #30 @ │ │ │ │ │ + tsteq ip, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011c41b0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011c41b8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011c41d0 │ │ │ │ │ + cmpeq r6, r0, lsr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq fp, r0, ror r7 @ │ │ │ │ │ + tsteq ip, r0, asr #3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbceq r7, r3, r0, ror #4 │ │ │ │ │ @ instruction: 0x011c41d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r6, r8, asr pc @ │ │ │ │ │ + @ instruction: 0x011c41d0 │ │ │ │ │ tsteq ip, r8, ror #3 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ + tsteq ip, r0, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r7, r3, r0, ror #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011c41f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c41f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #4 │ │ │ │ │ + addeq r5, r1, r8, ror sp │ │ │ │ │ tsteq ip, r8, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r2, [pc], r0 │ │ │ │ │ cmpeq r1, r0, ror #1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #4 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr #4 │ │ │ │ │ + tsteq ip, r8, lsl #4 │ │ │ │ │ + cmpeq r6, r0, lsl #31 @ │ │ │ │ │ + @ instruction: 0x011c41b0 │ │ │ │ │ + tsteq ip, r0, lsr #4 │ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, r0, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r1, #-8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2598499,49 +2598271,49 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c42d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c42d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsl #6 │ │ │ │ │ + tsteq ip, r8, ror r3 │ │ │ │ │ + tsteq ip, r8, asr r0 │ │ │ │ │ + tsteq ip, r8, lsr #4 │ │ │ │ │ @ instruction: 0x011c42f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl r1 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsl #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr #6 │ │ │ │ │ + tsteq ip, r8, ror #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + tsteq ip, r0, lsl #6 │ │ │ │ │ + @ instruction: 0x011c41f0 │ │ │ │ │ tsteq ip, r8, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r5, [r0], r8 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsl #6 │ │ │ │ │ + addeq r2, r0, r8, asr r0 │ │ │ │ │ + tsteq ip, r8, lsr sl │ │ │ │ │ + tsteq ip, r8, lsr #4 │ │ │ │ │ tsteq ip, r0, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, asr #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r5, pc, r0, lsr #17 │ │ │ │ │ tsteq ip, r0, lsr #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, asr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r8, lsr r3 │ │ │ │ │ + @ instruction: 0x011c41f0 │ │ │ │ │ + tsteq ip, r0, asr r3 │ │ │ │ │ + addeq r2, r0, r8, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0181bab8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2598790,15 +2598562,15 @@ │ │ │ │ │ tsteq ip, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r7 │ │ │ │ │ tsteq ip, r0, ror r7 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq ip, pc, r8, lsr ip @ │ │ │ │ │ + adceq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c4790 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ @@ -2598808,15 +2598580,15 @@ │ │ │ │ │ tsteq ip, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c47d0 │ │ │ │ │ @ instruction: 0x011c47b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r0, r0, lsr fp │ │ │ │ │ + ldrsbteq r9, [r0], r0 │ │ │ │ │ ldrsbeq fp, [r1, #-16] │ │ │ │ │ tsteq ip, r8, asr #15 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c47d8 │ │ │ │ │ @@ -2598870,15 +2598642,15 @@ │ │ │ │ │ @ instruction: 0x011c48b8 │ │ │ │ │ tsteq ip, r0, lsr #17 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x011c48b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r8, ror r2 │ │ │ │ │ + adcseq r4, r0, r8, lsr #5 │ │ │ │ │ cmpeq r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c48d0 │ │ │ │ │ @@ -2599096,15 +2598868,15 @@ │ │ │ │ │ sbceq pc, r2, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr #24 │ │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ - adcseq pc, r4, r0, ror #21 │ │ │ │ │ + adcseq pc, r4, r8, lsl #22 │ │ │ │ │ ldrsbeq fp, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ │ @@ -2599446,116 +2599218,116 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ smlaltbeq r3, pc, r4, r1 @ │ │ │ │ │ tsteq ip, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr #29 │ │ │ │ │ - cmpeq r2, r0, lsr #21 │ │ │ │ │ + sbceq r3, r4, sp, ror #31 │ │ │ │ │ + tsteq sp, r8, ror r8 │ │ │ │ │ + ldrhteq r4, [lr], r0 │ │ │ │ │ ldrheq r6, [r2, #-168] @ 0xffffff58 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr5, [lr, #816]! @ 0x330 │ │ │ │ │ cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq ip, [r2, #-224] @ 0xffffff20 │ │ │ │ │ - cmpeq r2, r8, asr #22 │ │ │ │ │ + rscseq r6, r1, r9, lsr sl │ │ │ │ │ + cmpeq r2, r8, lsr #7 │ │ │ │ │ + rsceq r3, r9, r0, lsl sp │ │ │ │ │ cmpeq r2, r0, ror #22 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldccc 12, cr11, [pc, #176]! @ 11c5298 <__bss_end__@@Base+0xac7be8> │ │ │ │ │ cmpeq r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, ror #29 │ │ │ │ │ - ldrsbeq r6, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - ldrsheq r6, [r2, #-176] @ 0xffffff50 │ │ │ │ │ + cmpeq r2, r0, lsl #8 │ │ │ │ │ + eoreq r0, r5, #184, 26 @ 0x2e00 │ │ │ │ │ + eoreq r0, r5, #208, 26 @ 0x3400 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr r0 │ │ │ │ │ + eoreq r0, r5, #136, 26 @ 0x2200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror #29 │ │ │ │ │ - ldrsbeq r6, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - ldrsheq r6, [r2, #-176] @ 0xffffff50 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01526c98 │ │ │ │ │ + rscseq r6, r1, r9, lsr sl │ │ │ │ │ + cmpeq r2, r0, lsl #10 │ │ │ │ │ + rsceq r3, r9, r0, lsl sp │ │ │ │ │ + cmneq pc, r8, ror #24 │ │ │ │ │ + ldccc 12, cr11, [pc, #944]! @ 11c55d8 <__bss_end__@@Base+0xac7f28> │ │ │ │ │ + cmneq pc, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, asr #10 │ │ │ │ │ + eoreq r0, r5, #216, 28 @ 0xd80 │ │ │ │ │ + eoreq r0, r5, #240, 28 @ 0xf00 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r6, [r2, #-192] @ 0xffffff40 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, r4, r8, lsl #3 │ │ │ │ │ + eoreq r0, r5, #168, 28 @ 0xa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r0, lsr #25 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r4, r6, r0, lsl #13 │ │ │ │ │ + eoreq r1, r5, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r6, [r2, #-192] @ 0xffffff40 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsl sp │ │ │ │ │ + cmpeq r2, r0, lsl #27 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #80 @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq sp, [r2, #-240] @ 0xffffff10 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, ror r0 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror #27 │ │ │ │ │ + eoreq r1, r5, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr lr │ │ │ │ │ + cmpeq r3, r8, ror #2 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #16, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, asr #6 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr lr │ │ │ │ │ + eoreq r1, r5, #112, 2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r6, [r2, #-232] @ 0xffffff18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, lr, r8, lsl #3 │ │ │ │ │ + cmpeq r3, r0, asr #8 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #184, 2 @ 0x2e │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, ror #11 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl #30 │ │ │ │ │ + eoreq r1, r5, #48, 4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl #16 │ │ │ │ │ - ldrsbeq r6, [r2, #-232] @ 0xffffff18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr pc │ │ │ │ │ + ldrsheq r0, [r3, #-96] @ 0xffffffa0 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #120, 4 @ 0x80000007 │ │ │ │ │ andeq sp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01052cb1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, fp, ip, ror sp │ │ │ │ │ @@ -2599607,335 +2599379,335 @@ │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r6, [fp], #244 @ 0xf4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl #19 │ │ │ │ │ - cmpeq r2, r8, ror #30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, ror r8 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr pc │ │ │ │ │ + eoreq r1, r5, #216, 4 @ 0x8000000d │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0152e998 │ │ │ │ │ - cmpeq r2, r8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr pc │ │ │ │ │ + ldrheq r0, [r3, #-168] @ 0xffffff58 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #32, 6 @ 0x80000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl fp │ │ │ │ │ - @ instruction: 0x0152f098 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r0, asr #25 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr pc │ │ │ │ │ + eoreq r1, r5, #152, 6 @ 0x60000002 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl #19 │ │ │ │ │ - cmpeq r2, r8 @ │ │ │ │ │ - adceq r6, r6, r8, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r1 @ │ │ │ │ │ + ldrheq r0, [r3, #-208] @ 0xffffff30 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #224, 6 @ 0x80000003 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x01530f98 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adceq r4, r6, r0, lsl #13 │ │ │ │ │ + eoreq r1, r5, #112, 8 @ 0x70000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r0, lsl #1 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ addeq r4, r4, r8, lsl #10 │ │ │ │ │ - cmpeq r2, r0, lsr #3 @ │ │ │ │ │ + eoreq r1, r5, #184, 8 @ 0xb8000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, lsr #4 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl r2 @ │ │ │ │ │ + eoreq r1, r5, #48, 10 @ 0xc000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsr #15 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsl r2 @ │ │ │ │ │ + cmpeq r3, r8, asr #7 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #120, 10 @ 0x1e000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, lsl #11 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror #6 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, lr, r8, asr #1 │ │ │ │ │ + eoreq r1, r5, #216, 10 @ 0x36000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0152f398 │ │ │ │ │ + @ instruction: 0x01531690 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #32, 12 @ 0x2000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, ror #25 │ │ │ │ │ - cmpeq r2, r8, ror #6 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x01531990 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsl r4 @ │ │ │ │ │ + eoreq r1, r5, #152, 12 @ 0x9800000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsl pc │ │ │ │ │ - cmpeq r2, r8, lsr #8 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsl r4 @ │ │ │ │ │ + cmpeq r3, r0, lsl #21 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #224, 12 @ 0xe000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, asr pc │ │ │ │ │ - cmpeq r2, r0, ror #10 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r0, asr r0 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsl r4 @ │ │ │ │ │ + eoreq r1, r5, #64, 14 @ 0x1000000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsl #2 │ │ │ │ │ - @ instruction: 0x0152f698 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsl r4 @ │ │ │ │ │ + @ instruction: 0x01532190 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #136, 14 @ 0x2200000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsl pc │ │ │ │ │ - cmpeq r2, r0, ror #10 @ │ │ │ │ │ - adcseq r4, r4, r8, lsr #5 │ │ │ │ │ + ldrsbeq r2, [r3, #-48] @ 0xffffffd0 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr r8 @ │ │ │ │ │ + eoreq r1, r5, #0, 16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, asr r2 │ │ │ │ │ - cmpeq r2, r8, asr #16 @ │ │ │ │ │ - cmpeq r2, r0, ror #16 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r1 @ │ │ │ │ │ + cmpeq r3, r8, lsr #10 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #72, 16 @ 0x480000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01531290 │ │ │ │ │ - cmpeq r2, r8, asr #16 @ │ │ │ │ │ - cmpeq r2, r0, ror #16 @ │ │ │ │ │ + ldrsheq r2, [r3, #-96] @ 0xffffffa0 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr r9 @ │ │ │ │ │ + eoreq r1, r5, #168, 16 @ 0xa80000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq r1, [r3, #-56] @ 0xffffffc8 │ │ │ │ │ - cmpeq r2, r0, asr r9 @ │ │ │ │ │ - cmpeq r2, r8, ror #18 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr r8 @ │ │ │ │ │ + cmpeq r3, r8, lsl r8 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #240, 16 @ 0xf00000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01531490 │ │ │ │ │ - cmpeq r2, r0, asr r9 @ │ │ │ │ │ - cmpeq r2, r8, ror #18 @ │ │ │ │ │ + cmpeq r3, r0, ror fp │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr #22 @ │ │ │ │ │ + eoreq r1, r5, #104, 18 @ 0x1a0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsl #9 │ │ │ │ │ - cmpeq r2, r0, ror #22 @ │ │ │ │ │ - cmpeq r2, r8, ror fp @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr r8 @ │ │ │ │ │ + cmpeq r3, r0, ror #24 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #176, 18 @ 0x2c0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsl r5 │ │ │ │ │ - cmpeq r2, r0, ror #22 @ │ │ │ │ │ - cmpeq r2, r8, ror fp @ │ │ │ │ │ + cmpeq r3, r8, lsr lr │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr sp @ │ │ │ │ │ + eoreq r1, r5, #16, 20 @ 0x10000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsl r6 │ │ │ │ │ - cmpeq r2, r0, ror sp @ │ │ │ │ │ - cmpeq r2, r8, lsl #27 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r1 @ │ │ │ │ │ + cmpeq r3, r8, lsl #30 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #88, 20 @ 0x58000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, asr r6 │ │ │ │ │ - cmpeq r2, r0, ror sp @ │ │ │ │ │ - cmpeq r2, r8, lsl #27 @ │ │ │ │ │ + cmpeq r3, r0, asr #1 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, ror #28 @ │ │ │ │ │ + eoreq r1, r5, #208, 20 @ 0xd0000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror r7 │ │ │ │ │ - cmpeq r2, r8, ror lr @ │ │ │ │ │ - @ instruction: 0x0152fe90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r1 @ │ │ │ │ │ + cmpeq r3, r0, lsl #3 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #24, 22 @ 0x6000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01532798 │ │ │ │ │ - cmpeq r2, r0, lsr #30 @ │ │ │ │ │ - cmpeq r2, r8, lsr pc @ │ │ │ │ │ + cmpeq r3, r8, asr #6 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r1 @ │ │ │ │ │ + eoreq r1, r5, #120, 22 @ 0x1e000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsr #15 │ │ │ │ │ - ldrheq pc, [r2, #-240] @ 0xffffff10 @ │ │ │ │ │ - cmpeq r2, r8, asr #31 @ │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r1 @ │ │ │ │ │ + cmpeq r3, r8, ror #8 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #192, 22 @ 0x30000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq r2, [r3, #-112] @ 0xffffff90 │ │ │ │ │ - ldrheq pc, [r2, #-240] @ 0xffffff10 @ │ │ │ │ │ - cmpeq r2, r8, asr #31 @ │ │ │ │ │ + cmpeq r3, r0, asr r7 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsl #1 │ │ │ │ │ + eoreq r1, r5, #56, 24 @ 0x3800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, lsl #18 │ │ │ │ │ - @ instruction: 0x01533098 │ │ │ │ │ - ldrheq r3, [r3, #-0] │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr r8 @ │ │ │ │ │ + cmpeq r3, r0, lsr #16 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #128, 24 @ 0x8000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #18 │ │ │ │ │ - cmpeq r3, r8, ror #3 │ │ │ │ │ - cmpeq r3, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x01534998 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr r8 @ │ │ │ │ │ + eoreq r1, r5, #224, 24 @ 0xe000 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #15 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq r2, [r3, #-144] @ 0xffffff70 │ │ │ │ │ - cmpeq r3, r0, lsr #6 │ │ │ │ │ - cmpeq r3, r8, lsr r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr r8 @ │ │ │ │ │ + cmpeq r3, r8, lsr #23 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #40, 26 @ 0xa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, lsl #20 │ │ │ │ │ - cmpeq r3, r0, lsr #6 │ │ │ │ │ - cmpeq r3, r8, lsr r3 │ │ │ │ │ + cmpeq r3, r0, lsr sp │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, ror #9 │ │ │ │ │ + eoreq r1, r5, #160, 26 @ 0x2800 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01532f90 │ │ │ │ │ - @ instruction: 0x01533590 │ │ │ │ │ - cmpeq r3, r8, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r1 @ │ │ │ │ │ + cmpeq r3, r8, lsr #28 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #232, 26 @ 0x3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x01532f90 │ │ │ │ │ - @ instruction: 0x01533590 │ │ │ │ │ - cmpeq r3, r8, lsr #11 │ │ │ │ │ - addeq r4, r4, r8, lsl #10 │ │ │ │ │ - cmpeq r3, r0, asr r6 │ │ │ │ │ + cmpeq r3, r0, lsl sl │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r1, r5, #72, 28 @ 0x480 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ │ - andeq pc, pc, r9, lsl #26 │ │ │ │ │ - @ instruction: 0x01532f98 │ │ │ │ │ - ldrdeq r5, [r4], r8 │ │ │ │ │ - tsteq ip, r0, asr r9 @ │ │ │ │ │ - svccc 0x00da7c4c │ │ │ │ │ - tsteq ip, r0, lsr fp @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, lsl #24 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #144, 28 @ 0x900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x01536d90 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r5, r4, r8, lsr ip │ │ │ │ │ + eoreq r1, r5, #8, 30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #17 │ │ │ │ │ - andeq r0, r7, r1 │ │ │ │ │ - svccc 0x00da7c74 │ │ │ │ │ - andeq r0, r0, lr, lsl r4 │ │ │ │ │ - andeq r0, r0, lr, lsl r4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - tsteq ip, r8, lsr ip @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r0, ror #28 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r1, r5, #80, 30 @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq r4, [r3, #-16] │ │ │ │ │ - @ instruction: 0x01533590 │ │ │ │ │ - cmpeq r3, r8, lsr #11 │ │ │ │ │ + cmpeq r3, r0, lsr #32 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r0, ror #13 │ │ │ │ │ + eoreq r1, r5, #176, 30 @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, asr #6 │ │ │ │ │ - @ instruction: 0x01533590 │ │ │ │ │ - cmpeq r3, r8, lsr #11 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r3, r8, asr r7 │ │ │ │ │ + cmpeq r3, r8, lsl r1 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r2, r5, #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - svclt 0x00ffd938 │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - subeq r0, sl, r0 │ │ │ │ │ - tsteq ip, r0, lsr #30 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x01537290 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r5, #128 @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, sl, r0, asr #32 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ │ - subeq r0, sl, r0 │ │ │ │ │ - tsteq ip, r8, asr #28 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, lsr #8 │ │ │ │ │ + rsceq r4, r9, r8, asr #10 │ │ │ │ │ + adcseq r7, r4, r8, asr #19 │ │ │ │ │ + addeq r4, r4, r8, lsl #10 │ │ │ │ │ + eoreq r2, r5, #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ │ andeq r0, r3, r0 │ │ │ │ │ - svccc 0x00da8138 │ │ │ │ │ + stclcc 1, cr15, [pc], {56} @ 0x38 │ │ │ │ │ andeq r0, r0, pc, ror r0 │ │ │ │ │ andeq r0, r0, pc, ror r0 │ │ │ │ │ subeq r0, sl, r1 │ │ │ │ │ tsteq ip, r8, lsl #12 @ │ │ │ │ │ andeq sl, r0, r1, lsl #26 │ │ │ │ │ cmpeq lr, r0, lsl #22 │ │ │ │ │ addeq r6, r0, r0, asr #4 │ │ │ │ │ @@ -2600389,15 +2600161,15 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r7, [r0], r0 │ │ │ │ │ cmpeq r1, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [ip, -r0] │ │ │ │ │ - ldrhteq r9, [r1], r0 │ │ │ │ │ + adcseq r9, r1, r0, asr #3 │ │ │ │ │ smlalbbeq sp, r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq ip, r8, lsr #1 │ │ │ │ │ tsteq ip, r8, lsl #1 │ │ │ │ │ tsteq ip, r0, lsr #1 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ @@ -2600627,15 +2600399,15 @@ │ │ │ │ │ tsteq ip, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #8 │ │ │ │ │ tsteq ip, r8, lsr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r5, r8, ror ip │ │ │ │ │ + adcseq sl, r5, r8, asr #24 │ │ │ │ │ cmpeq r1, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #8 │ │ │ │ │ tsteq ip, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2600684,15 +2600456,15 @@ │ │ │ │ │ adcseq pc, r9, r0, lsr sl @ │ │ │ │ │ smlaltbeq sp, r0, r8, r5 │ │ │ │ │ tsteq ip, r0, lsl r5 │ │ │ │ │ cmpeq r1, r0, asr #8 │ │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, lsr #10 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ tsteq ip, r0, lsr r5 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq ip, r0, asr #10 │ │ │ │ │ @@ -2600754,15 +2600526,15 @@ │ │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsl #1 │ │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq sp, [fp, -r8] │ │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2601669,15 +2601441,15 @@ │ │ │ │ │ sbceq r8, r3, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ tsteq ip, r0, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r6, r8, lsr #4 │ │ │ │ │ + adcseq r1, r6, r8, asr r2 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011c7498 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #9 │ │ │ │ │ @@ -2602810,15 +2602582,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, fp, r8, ror lr │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, ror r8 @ │ │ │ │ │ + adcseq ip, pc, r0, lsr #17 │ │ │ │ │ smlatbeq r5, sp, sl, r4 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r8, ror r8 @ │ │ │ │ │ smlabbeq r5, sp, sl, r4 │ │ │ │ │ @@ -2602828,27 +2602600,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r5, [r2], #88 @ 0x58 │ │ │ │ │ tsteq r5, r1, ror r3 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r0, lsr #17 │ │ │ │ │ + sbceq r1, r1, r8, ror r8 │ │ │ │ │ smlabbeq r5, r1, r1, r4 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r0, lsr r0 │ │ │ │ │ + sbceq r1, r1, r8 │ │ │ │ │ tsteq r5, r5 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq pc, r0, r8, lsr #6 │ │ │ │ │ + sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ ldrdeq r5, [r5, -r5] │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r0, r8, lsr #11 │ │ │ │ │ tsteq r5, r1, ror r9 │ │ │ │ │ @@ -2602870,15 +2602642,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq ip, [r0], #208 @ 0xd0 │ │ │ │ │ tsteq r5, r5, ror r2 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r1, r0, asr sp │ │ │ │ │ + sbceq r0, r1, r8, lsr #26 │ │ │ │ │ smlabteq r5, r5, r9, r2 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r0, asr #8 │ │ │ │ │ @ instruction: 0x010549b1 │ │ │ │ │ @@ -2602918,15 +2602690,15 @@ │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r6, fp, r0, ror pc │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r5, [r2], #192 @ 0xc0 │ │ │ │ │ + sbceq r5, r2, r0, lsl ip │ │ │ │ │ tsteq r5, r9, lsr #28 │ │ │ │ │ tsteq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r8, ror r3 @ │ │ │ │ │ ldrdeq r2, [r5, -r1] │ │ │ │ │ @@ -2603182,27 +2602954,27 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sp, [fp], r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ + strheq r6, [r2], #32 │ │ │ │ │ teqeq sp, r9 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, lsl #1 │ │ │ │ │ teqeq ip, r1 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, lsr #26 │ │ │ │ │ + sbceq r5, r2, r0, lsl #26 │ │ │ │ │ teqeq sp, sp, lsr #30 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2603636,15 +2603408,15 @@ │ │ │ │ │ @ instruction: 0x011c9390 │ │ │ │ │ tsteq ip, r0, lsr r3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq pc, [r0], r8 @ │ │ │ │ │ tsteq ip, r0, ror #5 │ │ │ │ │ tsteq ip, r0, asr #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sp, r4, r8, lsr #15 │ │ │ │ │ + adcseq sp, r4, r8, ror #14 │ │ │ │ │ tsteq ip, r8, lsl r3 │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq ip, r8, lsr #6 │ │ │ │ │ tsteq ip, r0, lsl r1 │ │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2604382,15 +2604154,15 @@ │ │ │ │ │ @ instruction: 0x011c9ed0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ca1f8 │ │ │ │ │ @ instruction: 0x011c9ef0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, ror #29 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - strhteq ip, [pc], r8 │ │ │ │ │ + adceq ip, pc, r8, ror #9 │ │ │ │ │ @ instruction: 0x011c9e90 │ │ │ │ │ tsteq r5, r8, ror #3 │ │ │ │ │ cmpeq r1, r8, lsr #17 │ │ │ │ │ tsteq ip, r0, ror #23 │ │ │ │ │ cmpeq r6, r8, asr #7 @ │ │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2604452,15 +2604224,15 @@ │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ @ instruction: 0x011c9ff8 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ adcseq r9, r6, r8, lsr #14 │ │ │ │ │ @ instruction: 0x011c8fb0 │ │ │ │ │ - adcseq r8, fp, r0, lsl #23 │ │ │ │ │ + adcseq r8, sl, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, asr #27 │ │ │ │ │ tsteq ip, r8, asr r0 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ @@ -2604776,15 +2604548,15 @@ │ │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ │ tsteq ip, r0, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #10 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ strhteq fp, [ip], r8 │ │ │ │ │ @ instruction: 0x011ca4d8 │ │ │ │ │ - umlaleq r7, sp, r8, r8 │ │ │ │ │ + adceq r7, sp, r0, lsl r4 │ │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #10 │ │ │ │ │ @@ -2605337,17 +2605109,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cadd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011cadd8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r6, r8, lsr #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cadf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cadf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2605473,18 +2605245,18 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011caff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011caff8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq pc, [r6, #-240] @ 0xffffff10 @ │ │ │ │ │ - sbcseq r8, r7, r0, lsl #23 │ │ │ │ │ + sbcseq r8, r6, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2605535,30 +2605307,30 @@ │ │ │ │ │ ldrsbeq fp, [ip, -r8] │ │ │ │ │ addeq r2, r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #2 │ │ │ │ │ + ldrsheq fp, [ip, -r0] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r1 │ │ │ │ │ - adcseq r1, r7, r0, lsl #12 │ │ │ │ │ tsteq ip, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl #2 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq fp, [r1, #-168] @ 0xffffff58 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r6, r8, lsr #31 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq ip, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cb398 │ │ │ │ │ - adcseq r8, r0, r0, ror r8 │ │ │ │ │ + adcseq r8, r0, r0, ror #16 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ tsteq ip, r8, lsr r1 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, asr #2 │ │ │ │ │ sbcseq fp, r3, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r0, ror #4 │ │ │ │ │ @@ -2605605,15 +2605377,15 @@ │ │ │ │ │ @ instruction: 0x011cb1f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011cb1f8 │ │ │ │ │ ldrsbeq fp, [r1, #-160] @ 0xffffff60 │ │ │ │ │ tsteq ip, r0, lsl #4 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ │ - sbceq r9, r2, r0, ror #24 │ │ │ │ │ + sbceq r9, r2, r8, lsr ip │ │ │ │ │ tsteq ip, r0, lsl r2 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r0, asr #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ │ @@ -2605697,15 +2605469,15 @@ │ │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq ip, r0, lsl #7 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ tsteq ip, r0, ror r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r0, ror #24 │ │ │ │ │ + sbceq r9, r2, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r0, lsl #21 │ │ │ │ │ @ instruction: 0x011cb390 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2606380,15 +2606152,15 @@ │ │ │ │ │ tsteq ip, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #28 │ │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ - adcseq r4, r6, r8, asr #16 │ │ │ │ │ + adcseq r4, r6, r8, ror r8 │ │ │ │ │ cmpeq r1, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #28 │ │ │ │ │ @@ -2606410,22 +2606182,22 @@ │ │ │ │ │ tsteq ip, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #29 │ │ │ │ │ @ instruction: 0x011cbe98 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r7, r6, r0, lsl #10 │ │ │ │ │ + ldrsbteq r7, [r6], r0 │ │ │ │ │ tsteq ip, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r0, lsr sl │ │ │ │ │ + sbceq r4, r0, r0, ror #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cbed8 │ │ │ │ │ @ instruction: 0x011cbed0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2607522,24 +2607294,24 @@ │ │ │ │ │ sbceq sl, r7, r0, ror r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ - adceq r8, r7, r0, lsl #23 │ │ │ │ │ + adceq r8, r9, r0, lsl #23 │ │ │ │ │ tsteq ip, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ │ tsteq ip, r8, lsr r0 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r0, r0, lsr sl │ │ │ │ │ + sbceq r4, r0, r0, ror #19 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2607556,15 +2607328,15 @@ │ │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd090 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ │ tsteq ip, r8, lsl #1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r7, r0, r8, lsl pc │ │ │ │ │ + adcseq r7, r0, r0, ror pc │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #1 │ │ │ │ │ @@ -2607745,30 +2607517,30 @@ │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ tsteq ip, r8, ror r3 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, lsl #7 │ │ │ │ │ - sbceq r4, r0, r0, lsr sl │ │ │ │ │ + sbceq r4, r0, r0, ror #19 │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ tsteq ip, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011cd390 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrsbteq r2, [r2], r8 │ │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd3f0 │ │ │ │ │ @ instruction: 0x011cd3b8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r0, asr #6 │ │ │ │ │ + ldrsbteq sp, [r0], r8 │ │ │ │ │ tsteq ip, r0, ror r3 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x011cd3b0 │ │ │ │ │ tsteq ip, r0, ror #3 │ │ │ │ │ @ instruction: 0x011cd3d8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -2607837,15 +2607609,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd4f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8, asr pc │ │ │ │ │ tsteq ip, r8, ror #9 │ │ │ │ │ teqeq r0, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd4f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2607875,21 +2607647,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011cd598 │ │ │ │ │ + tsteq ip, r0, lsr #11 │ │ │ │ │ @ instruction: 0x011cd590 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r6, pc, r8, lsr r0 @ │ │ │ │ │ tsteq ip, r8, ror #10 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr #11 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r6, r8, lsr #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd5b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd5b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2607919,18 +2607691,18 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, lsr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrsbeq pc, [r6, #-240] @ 0xffffff10 @ │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #12 │ │ │ │ │ @@ -2607959,33 +2607731,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cd6d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r8, ror #13 │ │ │ │ │ + tsteq ip, r0, lsr r7 │ │ │ │ │ tsteq ip, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq fp, [r1, #-184] @ 0xffffff48 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, lsl r7 │ │ │ │ │ + adcseq r1, r7, r0, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq ip, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011cd6f0 │ │ │ │ │ tsteq ip, r8, lsl #14 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsl #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq ip, r0, lsr r7 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r6, r8, lsr #31 @ │ │ │ │ │ tsteq ip, r8, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq fp, [r1, #-176] @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r8, asr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2608284,15 +2608056,15 @@ │ │ │ │ │ tsteq ip, r8, lsr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011cdbb8 │ │ │ │ │ @ instruction: 0x011cdbf0 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ tsteq ip, r8, ror #23 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq ip, pc, r0, lsl #11 │ │ │ │ │ + adceq ip, pc, r8, lsl r5 @ │ │ │ │ │ tsteq ip, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ tsteq ip, r0, lsl #24 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011cdbd8 │ │ │ │ │ @@ -2608402,15 +2608174,15 @@ │ │ │ │ │ @ instruction: 0x0151bc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cddb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cddd0 │ │ │ │ │ tsteq ip, r0, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r0, r8, ror #13 │ │ │ │ │ + umlalseq sp, r0, r8, r6 │ │ │ │ │ ldrheq fp, [r1, #-192] @ 0xffffff40 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011cddd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq ip, r0, ror #27 │ │ │ │ │ @@ -2609200,23 +2608972,23 @@ │ │ │ │ │ tsteq ip, r8, lsl #21 │ │ │ │ │ tsteq ip, r0, lsl #21 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ ldrshteq pc, [pc], r8 @ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq ip, r0, asr #20 │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ - adcseq r9, pc, r0, lsr #2 │ │ │ │ │ + ldrshteq r9, [pc], r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ │ tsteq ip, r8, lsr sl │ │ │ │ │ adcseq sl, sp, r8, ror r3 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ tsteq ip, r0, ror #20 │ │ │ │ │ tsteq ip, r8, asr #20 │ │ │ │ │ - adcseq r9, sl, r0, lsr sl │ │ │ │ │ + adcseq r9, sl, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ │ tsteq ip, r8, ror sl │ │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ │ smlalbteq sp, r0, r0, fp │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ adcseq r8, r1, r0, lsr #27 │ │ │ │ │ smlalbteq sp, r0, r0, fp │ │ │ │ │ @@ -2609758,15 +2609530,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq sl, r8, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq r0, r2, r8, lsr #31 │ │ │ │ │ teqeq sp, r1, lsl r9 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r8, lsr #11 │ │ │ │ │ teqeq sp, sp @ │ │ │ │ │ @@ -2609776,21 +2609548,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq pc, [pc], r8 @ │ │ │ │ │ teqeq ip, r9, ror #25 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, lsr #2 │ │ │ │ │ + ldrshteq r9, [pc], r8 │ │ │ │ │ teqeq ip, r1, asr #24 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r0, lsr sl │ │ │ │ │ + adcseq r9, sl, r8, lsl #20 │ │ │ │ │ teqeq ip, r9 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r0, lsl #11 │ │ │ │ │ teqeq ip, r5, lsl fp │ │ │ │ │ @@ -2609842,15 +2609614,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ ldrshteq r2, [r4], r0 │ │ │ │ │ teqeq lr, r5, asr #29 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r2, r1 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r1, r0, asr #3 │ │ │ │ │ + smulleq r1, r1, r8, r1 @ │ │ │ │ │ teqeq sp, r1, ror #14 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2609890,27 +2609662,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r1, r0, lsr #17 │ │ │ │ │ teqeq lr, r9, lsr #13 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r0, ror #29 │ │ │ │ │ + ldrhteq lr, [pc], r8 │ │ │ │ │ teqeq lr, r9, ror #3 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, lsr #27 │ │ │ │ │ teqeq sp, r5 @ @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, asr #22 │ │ │ │ │ + ldrshteq lr, [pc], r8 │ │ │ │ │ teqeq sp, r5, lsr #31 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, pc, r0, ror r6 @ │ │ │ │ │ teqeq sp, r5, ror #18 @ │ │ │ │ │ @@ -2609944,15 +2609716,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq ip, fp, r0, lsr ip │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r4, r2, r8, lsl #20 │ │ │ │ │ + sbceq r4, r2, r8, asr sl │ │ │ │ │ teqeq lr, r1 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2610172,33 +2609944,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, ror #18 │ │ │ │ │ teqeq sp, r9, lsr #14 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r0, lsr r0 │ │ │ │ │ + sbceq sp, r0, r8 │ │ │ │ │ teqeq lr, r1 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r0, lsr r0 │ │ │ │ │ teqeq sp, r5, lsl #15 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r0, lsl ip │ │ │ │ │ + sbceq r9, r2, r8, ror #23 │ │ │ │ │ teqeq sp, r1, ror #19 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r8, asr #17 │ │ │ │ │ + adcseq pc, pc, r0, lsr #17 │ │ │ │ │ teqeq ip, r5 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2610596,15 +2610368,15 @@ │ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ │ ... │ │ │ │ │ addseq r0, sl, r0, lsl #23 │ │ │ │ │ tsteq sp, r0 │ │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, ror #20 │ │ │ │ │ + adcseq r4, r2, r8, lsr #20 │ │ │ │ │ @ instruction: 0x011cefb8 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq sp, r8, lsr #32 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2610640,15 +2610412,15 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq fp, pc, r8, asr #31 │ │ │ │ │ cmpeq r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [sp, -r0] │ │ │ │ │ tsteq sp, r0, asr #1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r9, sp, r8, ror r3 │ │ │ │ │ + strdeq r9, [sp], r8 @ │ │ │ │ │ tsteq sp, r0, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #1 │ │ │ │ │ tsteq sp, r0, ror #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2610775,15 +2610547,15 @@ │ │ │ │ │ tsteq sp, r8, ror #5 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @ instruction: 0x011d02d0 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x011d02d8 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq sp, r0, ror #5 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x011d02f0 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @ instruction: 0x011d02f8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2610817,26 +2610589,26 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d0390 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq sp, r0, lsl #7 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq sp, r8, lsl #7 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d03b8 │ │ │ │ │ @ instruction: 0x011d03b0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r3, r2, r8, lsr #23 │ │ │ │ │ + adcseq r3, r2, r8, lsl #23 │ │ │ │ │ tsteq sp, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #7 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @ instruction: 0x011d03d0 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @@ -2610859,15 +2610631,15 @@ │ │ │ │ │ tsteq sp, r0, lsr r4 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq sp, r8, lsr r4 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ tsteq sp, r0, asr r4 │ │ │ │ │ @@ -2610983,20 +2610755,20 @@ │ │ │ │ │ tsteq sp, r0, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ tsteq sp, r8, lsl r6 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq sp, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ - adcseq r2, r2, r8, ror #4 │ │ │ │ │ + adcseq r2, r2, r8, lsr #5 │ │ │ │ │ cmpeq r1, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #16 │ │ │ │ │ tsteq sp, r0, asr r6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -2611013,15 +2610785,15 @@ │ │ │ │ │ tsteq sp, r0, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, lsl #13 │ │ │ │ │ cmpeq r1, r8, ror fp │ │ │ │ │ @ instruction: 0x011d0690 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011d0698 │ │ │ │ │ - ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq sp, r2, r0, lsl #6 │ │ │ │ │ tsteq sp, r8, asr #13 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq sp, r0, asr #13 │ │ │ │ │ tsteq sp, r0, lsr #13 │ │ │ │ │ @ instruction: 0x011d06b8 │ │ │ │ │ @@ -2611105,15 +2610877,15 @@ │ │ │ │ │ tsteq sp, r0, lsl #16 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ @ instruction: 0x011d07f8 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq sp, r2, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 1632 @ 0x660 │ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2611358,15 +2611130,15 @@ │ │ │ │ │ tsteq ip, r8, lsl #12 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x011d0bf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, lsl #24 │ │ │ │ │ + ldrsbteq r5, [r5], r8 │ │ │ │ │ cmpeq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl ip │ │ │ │ │ tsteq sp, r0, lsl ip │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ ldrhteq sl, [r5], r8 │ │ │ │ │ tsteq sp, r8, ror #23 │ │ │ │ │ @@ -2611446,27 +2611218,27 @@ │ │ │ │ │ sbceq r3, r2, r0, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, pc, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ tsteq sp, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r0, r8, lsr #27 │ │ │ │ │ + adcseq sp, r0, r8, lsl sp │ │ │ │ │ cmpeq r1, r0, asr ip │ │ │ │ │ tsteq sp, r8, ror #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r7, ip, r8, asr #32 │ │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #27 │ │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r0, r0, ror pc │ │ │ │ │ + adcseq r7, r0, r8, asr #31 │ │ │ │ │ cmpeq r1, r8, ror #24 │ │ │ │ │ @ instruction: 0x011d0d98 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #27 │ │ │ │ │ @@ -2611799,15 +2611571,15 @@ │ │ │ │ │ tsteq sp, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011d12b8 │ │ │ │ │ tsteq sp, r0, ror #5 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011d12d8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r2, r8, lsl #20 │ │ │ │ │ + sbceq r4, r2, r8, asr sl │ │ │ │ │ tsteq sp, r8, ror #5 │ │ │ │ │ @ instruction: 0x011d12d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, ror #24 │ │ │ │ │ @ instruction: 0x011d12f8 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2611910,15 +2611682,15 @@ │ │ │ │ │ ldrsbeq r8, [r1, #-120] @ 0xffffff88 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #10 │ │ │ │ │ @ instruction: 0x011d1498 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq ip, r5, r0, ror #20 │ │ │ │ │ + adcseq ip, r5, r0, asr #21 │ │ │ │ │ tsteq ip, r8, lsr #11 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #5 │ │ │ │ │ tsteq sp, r0, ror #9 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq sp, r8, lsr #9 │ │ │ │ │ strheq sp, [r0, #-192] @ 0xffffff40 │ │ │ │ │ @@ -2611967,15 +2611739,15 @@ │ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq sp, r0, asr r5 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ │ - sbceq r4, r2, r8, lsl #20 │ │ │ │ │ + sbceq r4, r2, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d15d8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq sp, r0, lsr #11 │ │ │ │ │ @@ -2612948,15 +2612720,15 @@ │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ adcseq r5, r6, r0, lsr #23 │ │ │ │ │ ldrsheq sp, [r1, #-224] @ 0xffffff20 │ │ │ │ │ @ instruction: 0x011d24d0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlalseq lr, r4, r0, r3 │ │ │ │ │ + adcseq lr, r4, r8, asr #6 │ │ │ │ │ tsteq sp, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ │ @@ -2613418,15 +2613190,15 @@ │ │ │ │ │ @ instruction: 0x011d2bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr ip │ │ │ │ │ tsteq sp, r8, lsr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ - adcseq sp, r5, r8, ror r5 │ │ │ │ │ + adcseq sp, r5, r8, asr #10 │ │ │ │ │ cmpeq r1, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror ip │ │ │ │ │ @@ -2613550,15 +2613322,15 @@ │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ umlalseq ip, r8, r0, r3 │ │ │ │ │ tsteq ip, r0, lsl #6 │ │ │ │ │ tsteq sp, r8, asr #30 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ tsteq sp, r8, lsr lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq r9, pc, r0, lsl #11 │ │ │ │ │ + adceq r9, pc, r8, lsl r6 @ │ │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sp, r0, asr lr │ │ │ │ │ sbceq r9, r0, r0, lsr r5 │ │ │ │ │ tsteq sp, r0, lsr #29 │ │ │ │ │ tsteq sp, r8, asr lr │ │ │ │ │ @@ -2613642,15 +2613414,15 @@ │ │ │ │ │ @ instruction: 0x011d2f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d2fb0 │ │ │ │ │ - adcseq sl, r6, r0, asr #31 │ │ │ │ │ + ldrhteq sl, [r6], r0 │ │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d2fb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #31 │ │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ @@ -2614147,15 +2613919,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, r7, r0, ror #18 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq sp, pc, r0, r4 @ │ │ │ │ │ + ldrhteq sp, [pc], r8 │ │ │ │ │ smlatbeq r5, sp, r5, r8 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq ip, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2614165,15 +2613937,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r1, r0, asr r8 │ │ │ │ │ tsteq r5, r9, lsr #22 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r0, r8, lsr #6 │ │ │ │ │ + ldrdeq r3, [r0], #40 @ 0x28 │ │ │ │ │ strdeq r6, [r5, -r9] │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2614195,15 +2613967,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sl, r2, r0, lsr #7 │ │ │ │ │ tsteq r5, r5, asr #22 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r0, lsl #31 │ │ │ │ │ + sbceq r9, r2, r8, asr pc │ │ │ │ │ strdeq r6, [r5, -r9] │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r1, [r1], #88 @ 0x58 │ │ │ │ │ smlabbeq r5, sp, sl, r6 │ │ │ │ │ @@ -2614213,15 +2613985,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq pc, [r1], #192 @ 0xc0 @ │ │ │ │ │ tsteq r5, r9, lsr r9 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq r9, [fp], r8 │ │ │ │ │ + umlalseq r9, fp, r0, r9 │ │ │ │ │ tsteq r5, r5, ror #28 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, lsr #7 │ │ │ │ │ tsteq r5, sp, asr r9 │ │ │ │ │ @@ -2614237,15 +2614009,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq ip, [r2], #152 @ 0x98 │ │ │ │ │ smlatteq r5, r5, r9, r6 │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq fp, r2, r0, ror #4 │ │ │ │ │ + sbceq fp, r2, r8, lsr r2 │ │ │ │ │ tsteq r5, sp, asr sp │ │ │ │ │ tsteq sp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r1, r8, ror #28 │ │ │ │ │ tsteq r5, r9, lsl sl │ │ │ │ │ @@ -2614335,15 +2614107,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r4, sp, r0, asr sp │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq pc, r9, r0, asr #5 │ │ │ │ │ + rsbseq pc, r9, r8, lsl #5 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ umulleq pc, r7, r8, r3 @ │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ @@ -2614890,15 +2614662,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d44f0 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, ror r0 │ │ │ │ │ cmpeq r1, r0, ror #31 │ │ │ │ │ tsteq sp, r8, asr #32 │ │ │ │ │ - sbceq r4, r0, r8, ror #28 │ │ │ │ │ + sbceq r4, r0, r0, asr #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsr r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ @@ -2614930,15 +2614702,15 @@ │ │ │ │ │ tsteq sp, r0, ror #9 │ │ │ │ │ tsteq sp, r0, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011d43d0 │ │ │ │ │ - sbceq r4, r0, r8, ror #28 │ │ │ │ │ + sbceq r4, r0, r0, asr #28 │ │ │ │ │ tsteq sp, r8, lsr r4 │ │ │ │ │ @ instruction: 0x011d43d8 │ │ │ │ │ tsteq sp, r0, ror #7 │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ tsteq sp, r8, ror #7 │ │ │ │ │ cmpeq r0, r8, ror #8 │ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ │ @@ -2614979,15 +2614751,15 @@ │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl #9 │ │ │ │ │ @ instruction: 0x011d44b8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ - adceq sl, sp, r0, ror #6 │ │ │ │ │ + adceq sl, sp, r0, asr r3 │ │ │ │ │ tsteq ip, r8, asr #7 │ │ │ │ │ @ instruction: 0x011d44b0 │ │ │ │ │ tsteq sp, r8, lsl #9 │ │ │ │ │ tsteq sp, r8, lsr #9 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, lsr #6 │ │ │ │ │ @@ -2615495,15 +2615267,15 @@ │ │ │ │ │ addeq pc, r0, r0, ror fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ │ ldrheq r2, [r2, #-0] │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ sbceq r8, r3, r0, ror #9 │ │ │ │ │ - ldrhteq r1, [r2], r0 │ │ │ │ │ + adcseq r1, r2, r8, lsr #28 │ │ │ │ │ tsteq ip, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq pc, r0, r8, asr pc @ │ │ │ │ │ @ instruction: 0x011d4cb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr #25 │ │ │ │ │ ldrheq r2, [r2, #-0] │ │ │ │ │ @@ -2615657,15 +2615429,15 @@ │ │ │ │ │ tsteq sp, r8, lsl pc │ │ │ │ │ adcseq r9, r1, r8, lsl #25 │ │ │ │ │ tsteq ip, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #30 │ │ │ │ │ tsteq sp, r8, lsr #30 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r5, r2, r0, lsl #23 │ │ │ │ │ + adcseq r5, r2, r8, ror sl │ │ │ │ │ @ instruction: 0x011d4ef8 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #30 │ │ │ │ │ @@ -2615829,15 +2615601,15 @@ │ │ │ │ │ tsteq sp, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #3 │ │ │ │ │ @ instruction: 0x011d51d8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sp, r4, r8, ror #14 │ │ │ │ │ + adcseq sp, r4, r8, lsr #15 │ │ │ │ │ @ instruction: 0x011d51b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ │ tsteq sp, r8, lsr #4 │ │ │ │ │ tsteq sp, r8, ror #3 │ │ │ │ │ @@ -2615864,15 +2615636,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ tsteq sp, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, lr, r0, ror r7 │ │ │ │ │ cmpeq r2, r0, lsl r1 │ │ │ │ │ tsteq sp, r8, asr r0 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ tsteq sp, r0, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ │ cmpeq r2, r0, lsl r1 │ │ │ │ │ tsteq sp, r0, lsl #5 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011d5290 │ │ │ │ │ @@ -2615906,15 +2615678,15 @@ │ │ │ │ │ adcseq r5, r2, r8, lsl #24 │ │ │ │ │ tsteq sp, r8, asr #5 │ │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq sp, r0, lsl r3 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ tsteq sp, r8, ror r3 │ │ │ │ │ tsteq sp, r8, lsl r3 │ │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ │ smlatbeq fp, r0, r3, sp │ │ │ │ │ tsteq sp, r8, lsr r3 │ │ │ │ │ smlabteq fp, r8, r3, sp │ │ │ │ │ tsteq sp, r0, lsr r3 │ │ │ │ │ @@ -2616241,15 +2616013,15 @@ │ │ │ │ │ tsteq sp, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #17 │ │ │ │ │ tsteq sp, r0, asr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #16 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - strhteq r5, [lr], r8 │ │ │ │ │ + adceq r5, lr, r8, ror r4 │ │ │ │ │ tsteq sp, r0, ror #15 │ │ │ │ │ ldrhteq sl, [r5], r8 │ │ │ │ │ cmpeq r2, r0, ror r1 │ │ │ │ │ tsteq sp, r0, asr #15 │ │ │ │ │ smulleq r2, r2, r8, fp @ │ │ │ │ │ tsteq sp, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2616277,15 +2616049,15 @@ │ │ │ │ │ ldrdeq r2, [r0], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, ror #17 │ │ │ │ │ @ instruction: 0x011d58d8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - umlaleq r7, pc, r8, sl @ │ │ │ │ │ + adceq r7, pc, r8, ror #20 │ │ │ │ │ @ instruction: 0x011d58b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d58f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d58f8 │ │ │ │ │ @@ -2616377,15 +2616149,15 @@ │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d5a98 │ │ │ │ │ - adcseq r1, r2, r8, asr #11 │ │ │ │ │ + ldrhteq r1, [r2], r8 │ │ │ │ │ @ instruction: 0x011cc5f8 │ │ │ │ │ tsteq sp, r8, ror sl │ │ │ │ │ @ instruction: 0x011cc5f8 │ │ │ │ │ @ instruction: 0x011d5a90 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ tsteq sp, r8, lsl #21 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @@ -2616674,15 +2616446,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d5ef8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r1, r8, lsr #26 │ │ │ │ │ + sbceq r0, r1, r0, lsl #26 │ │ │ │ │ tsteq sp, r8, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, r6, r0, lsr sl │ │ │ │ │ cmpeq r2, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2616836,15 +2616608,15 @@ │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ tsteq sl, r8, lsr ip │ │ │ │ │ tsteq sp, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011d6190 │ │ │ │ │ cmpeq r2, r0, ror #4 │ │ │ │ │ @ instruction: 0x011d6198 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x011d61b8 │ │ │ │ │ @ instruction: 0x011d61b0 │ │ │ │ │ tsteq sp, r8, lsr #3 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ umlalseq r4, fp, r0, r4 │ │ │ │ │ sbceq r6, r1, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2617334,15 +2617106,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #21 │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011293b0 │ │ │ │ │ cmpeq r2, r8, lsl #6 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ - sbceq sl, r0, r0, ror #24 │ │ │ │ │ + sbceq sl, r0, r8, lsr ip │ │ │ │ │ tsteq sp, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, ror r9 │ │ │ │ │ cmpeq r2, r8, lsl #6 │ │ │ │ │ tsteq sp, r8, ror r9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq sp, r0, lsl #19 │ │ │ │ │ @@ -2617380,15 +2617152,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x011d6ad8 │ │ │ │ │ tsteq sp, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsl sl │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sp, r8, lsl sl │ │ │ │ │ - sbceq sl, r0, r0, ror #24 │ │ │ │ │ + sbceq sl, r0, r8, lsr ip │ │ │ │ │ tsteq sp, r8, ror sl │ │ │ │ │ tsteq sp, r0, lsr #20 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ @ instruction: 0x012fdee0 │ │ │ │ │ tsteq sp, r0, lsr sl │ │ │ │ │ @ instruction: 0x012fdf08 │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ @@ -2617759,15 +2617531,15 @@ │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ @ instruction: 0x011d6ff0 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011d6ff8 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ - sbceq r8, fp, r0, lsl #23 │ │ │ │ │ + sbceq r0, fp, r0, lsl #23 │ │ │ │ │ tsteq sp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ @@ -2617844,23 +2617616,23 @@ │ │ │ │ │ tsteq sp, r0, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, ror r1 │ │ │ │ │ + tsteq sp, r0, ror r1 │ │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r8, r0, lsl #1 │ │ │ │ │ cmpeq r2, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffffdd │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d7198 │ │ │ │ │ @ instruction: 0x011d7190 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r8, r6, r0, ror #19 │ │ │ │ │ @@ -2618643,15 +2618415,15 @@ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, asr #27 │ │ │ │ │ tsteq sp, r0, ror #27 │ │ │ │ │ @ instruction: 0x011d7dd8 │ │ │ │ │ @ instruction: 0x011d7dd0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r8, asr #16 │ │ │ │ │ + adcseq r4, r2, r8, lsr #16 │ │ │ │ │ @ instruction: 0x011d7d98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq sp, r8, ror #27 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ @@ -2618783,15 +2618555,15 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011d7ff0 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8 │ │ │ │ │ - addseq r8, lr, r0, lsl #23 │ │ │ │ │ + addseq r0, lr, r0, lsl #23 │ │ │ │ │ tsteq sp, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatbeq ip, r8, r0, r1 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2618934,17 +2618706,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, ror #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #4 │ │ │ │ │ - tsteq sp, r0, lsr #10 │ │ │ │ │ - tsteq sp, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #5 │ │ │ │ │ @ instruction: 0x011d8290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r2, r1, r8 │ │ │ │ │ tsteq sp, r8, lsl #5 │ │ │ │ │ @@ -2619162,17 +2618934,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011d85f0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d85f8 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffffdd │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2619224,17 +2618996,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d86d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r8, ror #13 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d86f0 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffffd7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2619267,15 +2619039,15 @@ │ │ │ │ │ cmpeq r2, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #15 │ │ │ │ │ @ instruction: 0x011d8790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq pc, pc, r8, lsr #1 │ │ │ │ │ + adceq pc, pc, r8, ror r0 @ │ │ │ │ │ ldrsbeq r2, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ tsteq sp, r0, lsr #15 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011d87b0 │ │ │ │ │ @@ -2620830,15 +2620602,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r1, fp, r0, ror r1 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ ... │ │ │ │ │ - addeq r0, pc, r0, lsl #23 │ │ │ │ │ + addeq r8, pc, r0, lsl #23 │ │ │ │ │ tsteq sp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ │ @@ -2620903,27 +2620675,27 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, asr r1 │ │ │ │ │ + tsteq sp, r8, asr r1 │ │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r2, [r2, #-96] @ 0xffffffa0 │ │ │ │ │ @ instruction: 0x011d8c98 │ │ │ │ │ @ instruction: 0x011e5fd0 │ │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r2, [r2, #-96] @ 0xffffffa0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, asr r1 │ │ │ │ │ + tsteq sp, r8, lsr r3 │ │ │ │ │ + @ instruction: 0x011d85f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #3 │ │ │ │ │ tsteq sp, r8, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, lr, r8, lsl #14 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ tsteq sp, r8, lsr r1 │ │ │ │ │ @@ -2621064,15 +2620836,15 @@ │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011da3d8 │ │ │ │ │ @ instruction: 0x011da3b0 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ - adceq r5, sp, r8, asr #23 │ │ │ │ │ + ldrdeq r5, [sp], r8 @ │ │ │ │ │ strheq r4, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ tsteq sp, r0, asr #7 │ │ │ │ │ strheq r4, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ tsteq sp, r8, asr #7 │ │ │ │ │ ldrdeq r4, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ @@ -2621084,26 +2620856,26 @@ │ │ │ │ │ tsteq sp, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ @ instruction: 0x011da3f8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r4, r2, r0, lsr #13 │ │ │ │ │ + adcseq r4, r2, r0, ror #12 │ │ │ │ │ tsteq sp, r0, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ │ - smulleq r7, r1, r0, r9 │ │ │ │ │ + sbceq r7, r1, r8, lsl r9 │ │ │ │ │ tsteq sp, r0, lsr r4 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r6, [r1], #232 @ 0xe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2621157,17 +2620929,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq sp, r0, lsr #10 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #10 │ │ │ │ │ - @ instruction: 0x011e0bb8 │ │ │ │ │ - tsteq sp, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2621317,17 +2621089,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011da790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011da798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r0, lsr #15 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #15 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffffd7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011da8f8 │ │ │ │ │ @ instruction: 0x011da7b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq fp, r8, asr #14 │ │ │ │ │ cmpeq r2, r8, asr #16 │ │ │ │ │ tsteq sp, r8, asr #3 │ │ │ │ │ @@ -2621414,19 +2621186,19 @@ │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r0, r8, lsl r6 │ │ │ │ │ + adcseq r3, r0, r8, asr #12 │ │ │ │ │ cmpeq r2, r0, ror #16 │ │ │ │ │ tsteq sp, r0, lsr r9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - ldrdeq ip, [pc], r0 @ │ │ │ │ │ + adceq ip, pc, r8, lsr r8 @ │ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r9 │ │ │ │ │ @@ -2621692,15 +2621464,15 @@ │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r2, r1, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r0, asr r5 @ │ │ │ │ │ + strdeq r6, [pc], r0 @ │ │ │ │ │ cmpeq r2, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dad90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dad98 │ │ │ │ │ @@ -2621854,15 +2621626,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq sp, r8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011daff8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r4, r1, r0, asr #18 │ │ │ │ │ - adceq r8, r8, r0, lsl #23 │ │ │ │ │ + adceq r0, r9, r0, lsl #23 │ │ │ │ │ tsteq sp, r0 │ │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ │ @ instruction: 0x011daff0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq fp, r2, r8, lsr #6 │ │ │ │ │ @@ -2622059,17 +2621831,17 @@ │ │ │ │ │ adcseq r1, r5, r8, asr #32 │ │ │ │ │ @ instruction: 0x011db2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq sp, r8, lsr r3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr #6 │ │ │ │ │ + tsteq lr, r0, asr #11 │ │ │ │ │ + tsteq sp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2622340,15 +2622112,15 @@ │ │ │ │ │ tsteq sp, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011db798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, ror #4 │ │ │ │ │ + adcseq r6, r6, r8, lsr r2 │ │ │ │ │ cmpeq r2, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011db7b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011db7b8 │ │ │ │ │ @@ -2623497,15 +2623269,15 @@ │ │ │ │ │ @ instruction: 0x011dc998 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq sp, r0, lsr #19 │ │ │ │ │ smlabteq pc, r8, r3, r2 @ │ │ │ │ │ tsteq sp, r8, lsr #19 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r1, r8, lsl #5 │ │ │ │ │ + sbceq r9, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dc9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dc9d0 │ │ │ │ │ tsteq sp, r8, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010ea690 │ │ │ │ │ @@ -2623574,15 +2623346,15 @@ │ │ │ │ │ cmpeq r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dcad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #21 │ │ │ │ │ tsteq sp, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, asr #9 │ │ │ │ │ + adcseq fp, r5, r0, lsr #10 │ │ │ │ │ cmpeq r2, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dcaf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dcaf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #22 │ │ │ │ │ @@ -2623712,15 +2623484,15 @@ │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ @ instruction: 0x011dccf8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlabbeq sp, r0, fp, sl │ │ │ │ │ cmpeq r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x011dc9f8 │ │ │ │ │ sbceq r8, r0, r0, lsr r0 │ │ │ │ │ - adcseq r0, r5, r0, asr r6 │ │ │ │ │ + adcseq r0, r5, r0, asr #12 │ │ │ │ │ cmpeq r1, r8, ror sp │ │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ cmpeq r2, r0, asr #23 │ │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @@ -2623926,28 +2623698,28 @@ │ │ │ │ │ cmpeq r3, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, rrx │ │ │ │ │ andeq pc, pc, r9, lsl #26 │ │ │ │ │ cmpeq r3, r0, lsl #13 │ │ │ │ │ ldrdeq r5, [r4], r8 │ │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ │ - svccc 0x00daaac4 │ │ │ │ │ + vldmiacc r0, {s3-s198} │ │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #1 │ │ │ │ │ andeq r0, r7, r1 │ │ │ │ │ - svccc 0x00daaaec │ │ │ │ │ + vldmiacc r0, {s3-s238} │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq sp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2623963,15 +2623735,15 @@ │ │ │ │ │ cmpeq r3, r8, lsr #11 │ │ │ │ │ cmpeq r3, r0, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svclt 0x00ffd9e0 │ │ │ │ │ + mrclt 12, 7, ip, cr15, cr0, {2} │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ subeq r0, sl, r0 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2623979,26 +2623751,26 @@ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ subeq r0, sl, r0 │ │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ │ andeq r0, r3, r0 │ │ │ │ │ - svccc 0x00daafc0 │ │ │ │ │ + ldclcc 15, cr1, [r0], {192} @ 0xc0 │ │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ │ addeq r0, r4, r1 │ │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #3 │ │ │ │ │ andeq r0, r7, r0 │ │ │ │ │ smullseq pc, sl, r0, r0 @ │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - svccc 0x00da0001 │ │ │ │ │ + ldclcc 0, cr0, [r0], {1} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andseq r1, r1, r1 │ │ │ │ │ cmpeq r3, r8, asr r0 @ │ │ │ │ │ addeq ip, r2, r0, lsr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2624547,15 +2624319,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r5, r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ andeq r0, r7, r1 │ │ │ │ │ - svccc 0x00dad370 │ │ │ │ │ + ldclcc 3, cr4, [r0], {112} @ 0x70 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, lr, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq pc, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2624571,15 +2624343,15 @@ │ │ │ │ │ cmpeq r4, r0, lsr #3 │ │ │ │ │ ldrheq sl, [r4, #-24] @ 0xffffffe8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svclt 0x00ffd8f8 │ │ │ │ │ + vcvtlt.u16.f64 d28, d28, #-1 │ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r3, sp, r8, ror r1 │ │ │ │ │ @@ -2624605,15 +2624377,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #24 │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ cmpeq r4, r8, asr #31 │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ - svccc 0x00dae834 │ │ │ │ │ + ldclcc 8, cr5, [r0], {52} @ 0x34 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaltteq ip, lr, r8, pc @ │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -2624676,23 +2624448,23 @@ │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #24 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r4, r0, lsr r1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daea0c │ │ │ │ │ + vldmiacc r0, {s11-s22} │ │ │ │ │ tsteq pc, r0, asr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r0, asr #2 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daea14 │ │ │ │ │ + vldmiacc r0, {s11-s30} │ │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01542490 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ cmpeq r4, r0, ror #2 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2624700,23 +2624472,23 @@ │ │ │ │ │ tsteq pc, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #25 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r4, r8, ror r2 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daea9c │ │ │ │ │ + vldmiacc r0, {s11-s166} │ │ │ │ │ tsteq pc, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #25 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r8, lsl #5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daeaa4 │ │ │ │ │ + vldmiacc r0, {s11-s174} │ │ │ │ │ adcseq r7, r9, r8, ror r8 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrheq r2, [r4, #-72] @ 0xffffffb8 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ cmpeq r4, r0, lsr #5 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2624724,23 +2624496,23 @@ │ │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #25 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r4, r0, lsr #7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daeb20 │ │ │ │ │ + vldmiacc r0, {d21-} │ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrheq sp, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daeb28 │ │ │ │ │ + vldmiacc r0, {d21-} │ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, ror #9 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ cmpeq r4, r8, asr #7 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2624756,15 +2624528,15 @@ │ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r4, r8, lsl #11 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ adceq r6, r6, r8, ror #3 │ │ │ │ │ - svccc 0x00daec48 │ │ │ │ │ + ldclcc 12, cr5, [r0], {72} @ 0x48 │ │ │ │ │ @ instruction: 0x011f9398 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbteq r2, pc, r0, r8 @ │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -2624772,39 +2624544,39 @@ │ │ │ │ │ adceq r4, r6, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #27 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsbeq sp, [r4, #-96] @ 0xffffffa0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daece0 │ │ │ │ │ + ldclcc 12, cr5, [r0], {224} @ 0xe0 │ │ │ │ │ tsteq pc, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #27 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r0, ror #13 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daece8 │ │ │ │ │ + ldclcc 12, cr5, [r0], {232} @ 0xe8 │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #27 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r4, r0, lsl #16 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daed04 │ │ │ │ │ + ldclcc 13, cr5, [r0], {4} │ │ │ │ │ tsteq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r0, lsl r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daed0c │ │ │ │ │ + ldclcc 13, cr5, [r0], {12} │ │ │ │ │ adcseq r7, r9, r8, asr r7 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, asr r5 │ │ │ │ │ strhteq r4, [r1], -r5 │ │ │ │ │ cmpeq r4, r0, ror r8 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2624820,39 +2624592,39 @@ │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #28 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r4, r0, lsr #31 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daeddc │ │ │ │ │ + ldclcc 13, cr5, [r0], {220} @ 0xdc │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #29 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrheq sp, [r4, #-240] @ 0xffffff10 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daede4 │ │ │ │ │ + ldclcc 13, cr5, [r0], {228} @ 0xe4 │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #29 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsbeq lr, [r4, #-8] │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00daee00 │ │ │ │ │ + ldclcc 14, cr5, [r0], {0} │ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #29 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r8, ror #1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ adcseq r4, r4, r8, lsr #5 │ │ │ │ │ - svccc 0x00daee08 │ │ │ │ │ + ldclcc 14, cr5, [r0], {8} │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, lsl #10 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r4, r8, lsl r1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ tsteq pc, r0, lsr #21 │ │ │ │ │ @@ -2624860,55 +2624632,55 @@ │ │ │ │ │ @ instruction: 0x011f9398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r4, r8, asr r1 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ tsteq pc, r0, lsr #21 │ │ │ │ │ - svccc 0x00daee1c │ │ │ │ │ + ldclcc 14, cr5, [r0], {28} │ │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsr #30 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r4, r8, asr r1 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ tsteq pc, r8, lsr #23 │ │ │ │ │ - svccc 0x00daee34 │ │ │ │ │ + ldclcc 14, cr5, [r0], {52} @ 0x34 │ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #30 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r4, r8, asr r1 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ tsteq pc, r8, lsr #23 │ │ │ │ │ - svccc 0x00daee4c │ │ │ │ │ + ldclcc 14, cr5, [r0], {76} @ 0x4c │ │ │ │ │ tsteq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r4, r8, lsr #3 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daee64 │ │ │ │ │ + ldclcc 14, cr5, [r0], {100} @ 0x64 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #31 │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ ldrheq lr, [r4, #-16] │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daee84 │ │ │ │ │ + ldclcc 14, cr5, [r0], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, asr #31 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r8, asr #3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daee8c │ │ │ │ │ + ldclcc 14, cr5, [r0], {140} @ 0x8c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ cmpeq r4, r0, ror #4 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2624916,15 +2624688,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #32 @ │ │ │ │ │ eoreq r4, r0, sp, lsr fp │ │ │ │ │ cmpeq r4, r8, lsr #5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daeeac │ │ │ │ │ + ldclcc 14, cr5, [r0], {172} @ 0xac │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ tsteq sp, r0 @ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, r2, r0, lsr #4 │ │ │ │ │ @@ -2625157,15 +2624929,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x0089dbb8 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, ror r3 │ │ │ │ │ + rsbseq r0, sl, r0, ror #5 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r2, fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ @@ -2625646,15 +2625418,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, r7, r8, ror #9 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, asr #2 │ │ │ │ │ + sbceq r3, r2, r0, lsr #2 │ │ │ │ │ tsteq r5, r1, asr #8 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r0, lsr r0 │ │ │ │ │ tsteq r6, r9, asr #14 │ │ │ │ │ @@ -2625700,15 +2625472,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r9, r2, r0, lsl #26 │ │ │ │ │ tsteq r5, r1, asr r6 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, lsl #16 │ │ │ │ │ + sbceq r5, r2, r8, lsr #16 │ │ │ │ │ smlatteq r5, r1, r4, sp │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r2, r8, lsr r2 │ │ │ │ │ tsteq r5, r5, lsl r4 │ │ │ │ │ @@ -2625730,15 +2625502,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r1, [r0], #40 @ 0x28 │ │ │ │ │ smlabbeq r5, r9, r4, sl │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r0, asr #8 │ │ │ │ │ + sbceq r1, r0, r8, lsl r4 │ │ │ │ │ @ instruction: 0x0105a4b9 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r2, [r0], #72 @ 0x48 │ │ │ │ │ tsteq r6, r5, ror #8 │ │ │ │ │ @@ -2625962,15 +2625734,15 @@ │ │ │ │ │ tsteq sp, r8, lsr #1 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq pc, [sp, -r0] @ │ │ │ │ │ cmpeq r2, r8, ror #24 │ │ │ │ │ ldrheq pc, [sp, -r8] @ │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq sp, r0, asr #1 @ │ │ │ │ │ - ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ + strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ tsteq sp, r8, asr #1 @ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrsbeq pc, [sp, -r0] @ │ │ │ │ │ sbceq r9, r1, r0, lsr pc │ │ │ │ │ tsteq sp, r0, ror #1 @ │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2626048,15 +2625820,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, ror #8 @ │ │ │ │ │ tsteq sp, r8, lsl #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, lsl #20 │ │ │ │ │ cmpeq r2, r0, lsl #25 │ │ │ │ │ @ instruction: 0x011df098 │ │ │ │ │ - ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ + strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, lsr #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr r2 @ │ │ │ │ │ cmpeq r2, r0, lsl #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ tsteq sp, r8, lsr r2 @ │ │ │ │ │ @@ -2626094,15 +2625866,15 @@ │ │ │ │ │ tsteq sp, r8, asr #5 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq sp, r0, asr #5 @ │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ @ instruction: 0x011df2d0 │ │ │ │ │ - ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ + strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ tsteq sp, r8, lsl #7 @ │ │ │ │ │ @ instruction: 0x011df2d8 │ │ │ │ │ @ instruction: 0x011df2f0 │ │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ │ tsteq sp, r8, ror #5 @ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adceq r8, ip, r0, ror #16 │ │ │ │ │ @@ -2626788,15 +2626560,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dfdb0 │ │ │ │ │ tsteq sp, r8, lsr #27 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr #27 @ │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r2, [r2, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dfdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dfdd0 │ │ │ │ │ tsteq sp, r8, asr #27 @ │ │ │ │ │ @@ -2626842,15 +2626614,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #29 @ │ │ │ │ │ tsteq sp, r8, ror lr @ │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ tsteq sp, r0, lsl lr @ │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq sp, r8, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dfe90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011dfe98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2626939,15 +2626711,15 @@ │ │ │ │ │ @ instruction: 0x011dfff8 │ │ │ │ │ @ instruction: 0x011dfff0 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, lsl #31 @ │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ - subseq r8, fp, r0, lsl #23 │ │ │ │ │ + subseq r0, fp, r0, lsl #23 │ │ │ │ │ tsteq lr, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ @@ -2627034,15 +2626806,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #3 │ │ │ │ │ tsteq lr, r0, lsl #3 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e0190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #3 │ │ │ │ │ tsteq lr, r0, lsr #3 │ │ │ │ │ @@ -2627075,15 +2626847,15 @@ │ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r6, [r6], r8 │ │ │ │ │ + umlalseq r6, r6, r8, r8 @ │ │ │ │ │ cmpeq r2, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ │ @@ -2627103,15 +2626875,15 @@ │ │ │ │ │ tsteq lr, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e0298 │ │ │ │ │ @ instruction: 0x011e0290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, lr, r8, lsl r1 │ │ │ │ │ + adceq fp, lr, r8, ror #1 │ │ │ │ │ @ instruction: 0x01522e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e02b0 │ │ │ │ │ @@ -2627211,15 +2626983,15 @@ │ │ │ │ │ cmpeq r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, asr #7 │ │ │ │ │ + adcseq r5, r5, r8, lsr r3 │ │ │ │ │ cmpeq r2, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ @@ -2627278,17 +2627050,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffffad │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2627688,17 +2627460,17 @@ │ │ │ │ │ tsteq lr, r0, lsr #23 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ tsteq lr, r8, lsr #23 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq r4, r4, r0, fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011e0bb8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ - tsteq lr, r8, asr r8 │ │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e0bd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e0bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2627936,17 +2627708,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e0f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011e0f98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #31 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffffad │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e0fd0 │ │ │ │ │ @ instruction: 0x011e0fb0 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq lr, r0, asr #31 │ │ │ │ │ @@ -2629352,17 +2629124,17 @@ │ │ │ │ │ adcseq r0, r6, r0, ror #10 │ │ │ │ │ cmpeq r2, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e25b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e25b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, asr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #11 │ │ │ │ │ + tsteq lr, r8, asr #3 │ │ │ │ │ + @ instruction: 0x011e0f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e25d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e25d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2629471,15 +2629243,15 @@ │ │ │ │ │ tsteq lr, r8, asr #15 │ │ │ │ │ @ instruction: 0x011e2790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r1, r0, lsr r5 │ │ │ │ │ cmpeq r1, r8, asr r0 │ │ │ │ │ adcseq r3, r7, r8, lsr #4 │ │ │ │ │ ldrheq r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ │ - adceq ip, sp, r8, asr r8 │ │ │ │ │ + umlaleq ip, sp, r8, r8 │ │ │ │ │ tsteq lr, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011e24d8 │ │ │ │ │ sbceq r7, r3, r0, ror #19 │ │ │ │ │ @ instruction: 0x011e27b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011e27b8 │ │ │ │ │ ldrheq r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ │ @@ -2629671,15 +2629443,15 @@ │ │ │ │ │ tsteq lr, r0, asr #21 │ │ │ │ │ @ instruction: 0x011e2ab8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011e2ab0 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - adcseq r6, r6, r8, asr #8 │ │ │ │ │ + adcseq r6, r6, r8, lsl r4 │ │ │ │ │ cmpeq r2, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e2ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e2ad8 │ │ │ │ │ @@ -2629930,17 +2629702,17 @@ │ │ │ │ │ umlalseq pc, r9, r8, sl @ │ │ │ │ │ @ instruction: 0x011e15d0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #24 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq pc, [r6, #-200] @ 0xffffff38 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #29 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff9b │ │ │ │ │ @ instruction: 0x011e2ed8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r7, r0, lsr r0 │ │ │ │ │ cmpeq r2, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl pc │ │ │ │ │ @ instruction: 0x011e2ef0 │ │ │ │ │ @@ -2630009,15 +2629781,15 @@ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ addeq r4, r0, r8, lsl #27 │ │ │ │ │ cmpeq r1, r0, lsl #1 │ │ │ │ │ ldrheq r3, [lr, -r8] │ │ │ │ │ @ instruction: 0x011e2ff8 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ - rsbseq r8, pc, r0, lsl #23 │ │ │ │ │ + rsbseq r0, pc, r0, lsl #23 │ │ │ │ │ tsteq lr, r0 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ strheq r9, [r0], #112 @ 0x70 │ │ │ │ │ tsteq lr, r0, rrx │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ cmpeq r0, r8, lsl #30 │ │ │ │ │ @@ -2630542,17 +2630314,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ │ - tsteq lr, r0, asr #32 │ │ │ │ │ - tsteq lr, r8, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3890 │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq lr, r0, lsl #17 │ │ │ │ │ @@ -2630702,17 +2630474,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011e3ad8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #21 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff97 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3af8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2630762,17 +2630534,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3bd8 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff9b │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2631033,42 +2630805,42 @@ │ │ │ │ │ tsteq lr, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3ff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e3ff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ - addeq r0, r7, r0, lsl #23 │ │ │ │ │ + addeq r8, r7, r0, lsl #23 │ │ │ │ │ tsteq lr, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #32 │ │ │ │ │ + tsteq lr, r0, asr #32 │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsl #10 │ │ │ │ │ - tsteq lr, r8, ror #16 │ │ │ │ │ - @ instruction: 0x011e3ad8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, rrx │ │ │ │ │ tsteq lr, r8, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, rrx │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff95 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e4090 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2631146,17 +2630918,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e41b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e41b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, asr #3 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #3 │ │ │ │ │ + @ instruction: 0x011e4cd8 │ │ │ │ │ + tsteq lr, r8, asr #23 │ │ │ │ │ @ instruction: 0x011e41d8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2631278,21 +2631050,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e43d0 │ │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #7 │ │ │ │ │ + @ instruction: 0x011e43f0 │ │ │ │ │ tsteq lr, r0, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ cmpeq r2, r0, asr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011e43f0 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff97 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e43f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ │ sbcseq r9, r4, r8, lsl #30 │ │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ │ @@ -2631570,17 +2631342,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, ror #16 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ │ - tsteq lr, r8, lsr #9 │ │ │ │ │ - tsteq lr, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #17 │ │ │ │ │ tsteq lr, r0, lsl #17 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2631854,27 +2631626,27 @@ │ │ │ │ │ tsteq lr, r0, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq sl, [sp, -r8] │ │ │ │ │ cmpeq r2, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e4cd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011e4cd8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e4cf0 │ │ │ │ │ + @ instruction: 0x011e64f8 │ │ │ │ │ + tsteq lr, r8, ror #7 │ │ │ │ │ tsteq lr, r8, ror #25 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ tsteq sp, r8, lsl #17 @ │ │ │ │ │ adcseq r1, r4, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e4cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff95 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2632060,15 +2631832,15 @@ │ │ │ │ │ @ instruction: 0x011e4ff8 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ tsteq lr, r0 │ │ │ │ │ andeq fp, r0, r1 │ │ │ │ │ - cmpeq r3, r0, lsl r2 │ │ │ │ │ + cmpeq r3, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq r7, [pc, #-56] @ 11e4ff4 <__bss_end__@@Base+0xae7944> │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -2632310,15 +2632082,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq lr, r0, asr r7 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1 │ │ │ │ │ - tsteq sp, r0, ror r1 │ │ │ │ │ + @ instruction: 0x011d85f0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbseq r8, r7, r0, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq ip, r8, lsl #28 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -2633079,15 +2632851,15 @@ │ │ │ │ │ sbceq r5, fp, r0, ror #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ - addeq r8, sl, r0, lsl #23 │ │ │ │ │ + addeq r0, fp, r0, lsl #23 │ │ │ │ │ tsteq lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ @@ -2633215,15 +2632987,15 @@ │ │ │ │ │ ldrshteq r8, [r9], r0 │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adceq ip, ip, r0, lsr fp │ │ │ │ │ + adceq ip, ip, r0, lsl #22 │ │ │ │ │ @ instruction: 0x011e61f0 │ │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @@ -2633361,15 +2633133,15 @@ │ │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ - adcseq r8, r5, r8, lsr #24 │ │ │ │ │ + ldrshteq r8, [r5], r8 │ │ │ │ │ @ instruction: 0x01526b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #9 │ │ │ │ │ tsteq lr, r8, lsl #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -2633396,17 +2633168,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e64f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011e64f8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ + @ instruction: 0x011e92d8 │ │ │ │ │ + tsteq lr, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2633873,15 +2633645,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, asr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - adcseq sl, r5, r8, lsl #29 │ │ │ │ │ + adcseq sl, r5, r8, asr lr │ │ │ │ │ cmpeq r2, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e6c90 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2633917,15 +2633689,15 @@ │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r4, r0, asr #2 │ │ │ │ │ + adcseq pc, r4, r8, lsl #2 │ │ │ │ │ cmpeq r2, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ │ @@ -2634103,15 +2633875,15 @@ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ @ instruction: 0x011e6ff0 │ │ │ │ │ @ instruction: 0x011e6ff8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r3, r0, r8, lsl #25 │ │ │ │ │ - addseq r8, r1, r0, lsl #23 │ │ │ │ │ + addseq r0, r1, r0, lsl #23 │ │ │ │ │ tsteq lr, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq sp, [fp, -r0] │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ @@ -2634129,15 +2633901,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r3, r2, r8, ror #22 │ │ │ │ │ tsteq lr, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, ror r0 │ │ │ │ │ + adcseq r2, r6, r0, asr #32 │ │ │ │ │ cmpeq r2, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e7098 │ │ │ │ │ @ instruction: 0x011e7090 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2634459,15 +2634231,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #11 │ │ │ │ │ teqeq r0, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ │ @ instruction: 0x011e7590 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq sp, r4, r0, ror sl │ │ │ │ │ + adcseq sp, r4, r0, lsr #20 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e75b0 │ │ │ │ │ @@ -2634700,17 +2634472,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ strdeq pc, [pc], r8 @ │ │ │ │ │ tsteq sp, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr r9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff79 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2634935,15 +2634707,15 @@ │ │ │ │ │ tsteq lr, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e7cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, lsl r7 │ │ │ │ │ + adcseq r0, r6, r0, ror #13 │ │ │ │ │ cmpeq r2, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ @@ -2635119,15 +2634891,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e7fd0 │ │ │ │ │ sbcseq pc, r3, r8, asr pc @ │ │ │ │ │ @ instruction: 0x011e7ff8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #31 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r9, r6, r0, ror r2 │ │ │ │ │ + adcseq r9, r6, r0, lsr r2 │ │ │ │ │ tsteq sp, r0, asr ip │ │ │ │ │ @ instruction: 0x011e7ff0 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @ instruction: 0x011e7fd8 │ │ │ │ │ @ instruction: 0x011e7fb8 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2635155,15 +2634927,15 @@ │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq r9, sp, r0, r4 │ │ │ │ │ + adceq r9, sp, r0, lsr #8 │ │ │ │ │ cmpeq r2, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #3 │ │ │ │ │ @ instruction: 0x011e8090 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2635369,15 +2635141,15 @@ │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e83b8 │ │ │ │ │ tsteq lr, r0, asr #7 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [r0, #-160] @ 0xffffff60 │ │ │ │ │ - ldrshteq pc, [r4], r0 @ │ │ │ │ │ + adcseq pc, r4, r0, lsl #30 │ │ │ │ │ cmpeq r0, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e83d8 │ │ │ │ │ tsteq lr, r0, ror #7 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011e83f8 │ │ │ │ │ tsteq lr, r8, ror #7 │ │ │ │ │ @@ -2635424,17 +2635196,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e8498 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e84d0 │ │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ │ - tsteq lr, r8, asr r9 │ │ │ │ │ @ instruction: 0x011e84b8 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ sbceq r6, r1, r8, asr r5 │ │ │ │ │ tsteq lr, r8, asr #9 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ adcseq r2, r2, r8, asr r6 │ │ │ │ │ @@ -2635840,17 +2635612,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e8af8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff79 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2635961,15 +2635733,15 @@ │ │ │ │ │ sbceq r2, r1, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e8cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r8, ror lr │ │ │ │ │ + adceq r3, lr, r8, asr #28 │ │ │ │ │ cmpeq r2, r0, ror #1 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @@ -2636332,17 +2636104,17 @@ │ │ │ │ │ tsteq lr, r0, asr #5 │ │ │ │ │ andle r0, r0, r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ ldrhteq pc, [r1], r8 @ │ │ │ │ │ cmpeq r2, r0, lsl #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011e92d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #5 │ │ │ │ │ + tsteq lr, r0, ror #28 │ │ │ │ │ + tsteq lr, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e92f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2636399,15 +2636171,15 @@ │ │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #7 │ │ │ │ │ tsteq lr, r0, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ - umlalseq r6, r6, r8, r2 @ │ │ │ │ │ + adcseq r6, r6, r8, lsl #4 │ │ │ │ │ cmpeq r2, r0, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ @@ -2636842,17 +2636614,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e9ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x011e9ad0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e9ad8 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff67 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e9af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2636983,15 +2636755,15 @@ │ │ │ │ │ ldrheq pc, [r2, #-48] @ 0xffffffd0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011e9cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, pc, r8, lsr r2 @ │ │ │ │ │ + ldrdeq sl, [pc], r0 @ │ │ │ │ │ cmpeq r2, r8, asr #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2637110,15 +2636882,15 @@ │ │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ │ @ instruction: 0x012fd800 │ │ │ │ │ tsteq lr, r0, lsl #30 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011e9ef8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ @ instruction: 0x011e9ef0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e5198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r4, [r0, #-152] @ 0xffffff68 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ @@ -2637189,15 +2636961,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq ip, r5, r0, ror pc │ │ │ │ │ + adcseq ip, r5, r0, asr #30 │ │ │ │ │ cmpeq r2, r0, asr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r0 │ │ │ │ │ tsteq lr, r0, asr r0 │ │ │ │ │ @ instruction: 0x01404990 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r4, [r0, #-152] @ 0xffffff68 │ │ │ │ │ @@ -2637205,15 +2636977,15 @@ │ │ │ │ │ tsteq lr, r8, lsl r1 │ │ │ │ │ tsteq lr, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrhteq r4, [sl], r0 │ │ │ │ │ cmpeq r2, r8, asr r4 @ │ │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq r3, r5, r0, asr #1 │ │ │ │ │ + adcseq r3, r5, r0, lsl #1 │ │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ │ @ instruction: 0x011e9cb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, ror #29 │ │ │ │ │ @@ -2637266,15 +2637038,15 @@ │ │ │ │ │ tsteq lr, r8, asr r1 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq lr, r0, asr #2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq lr, r0, asr r1 │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2637387,15 +2637159,15 @@ │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r1, r1, r8, ror #14 │ │ │ │ │ + adcseq r1, r1, r0, lsl r7 │ │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror r3 │ │ │ │ │ @@ -2637444,17 +2637216,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ - tsteq lr, r0, ror r3 │ │ │ │ │ - @ instruction: 0x011e9ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ │ ldrheq r8, [r4], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2637502,15 +2637274,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #13 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r8, r0, lsl #6 │ │ │ │ │ cmpeq r2, r8, lsl r5 @ │ │ │ │ │ @ instruction: 0x011ea2d8 │ │ │ │ │ - sbceq sl, r0, r8, ror #13 │ │ │ │ │ + sbceq sl, r0, r0, asr #13 │ │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ │ cmpeq r2, r8, lsl r5 @ │ │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2637540,15 +2637312,15 @@ │ │ │ │ │ @ instruction: 0x011ea5b0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq lr, r8, lsr #11 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011ea5b8 │ │ │ │ │ - sbceq sl, r0, r8, ror #13 │ │ │ │ │ + sbceq sl, r0, r0, asr #13 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ tsteq lr, r0, asr #11 │ │ │ │ │ tsteq lr, r8, asr #11 │ │ │ │ │ ldrsbeq ip, [r4], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x011ea5d0 │ │ │ │ │ ldrsheq ip, [r4], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x011ea5d8 │ │ │ │ │ @@ -2637724,17 +2637496,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ea890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ea898 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #17 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff67 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ea8b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ea8b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2637752,15 +2637524,15 @@ │ │ │ │ │ @ instruction: 0x011ea8f0 │ │ │ │ │ @ instruction: 0x0152f590 │ │ │ │ │ @ instruction: 0x011ea8f8 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ │ tsteq lr, r8, lsr #12 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ │ @@ -2637882,23 +2637654,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011eaaf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr fp │ │ │ │ │ + tsteq lr, r8, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ tsteq sp, r0, asr r2 │ │ │ │ │ @ instruction: 0x011deef0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff5f │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2638088,32 +2637860,32 @@ │ │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #28 │ │ │ │ │ + tsteq lr, r8, ror lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsr r7 │ │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01136790 │ │ │ │ │ ldrheq pc, [r2, #-96] @ 0xffffffa0 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror lr │ │ │ │ │ + tsteq lr, r0, lsr #27 │ │ │ │ │ + @ instruction: 0x011ea898 │ │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r8, r6, r8, lsr #13 │ │ │ │ │ + ldrsbteq r8, [r6], r8 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011eae90 │ │ │ │ │ tsteq lr, r8, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, ror r7 │ │ │ │ │ + adcseq r0, r6, r0, lsr #15 │ │ │ │ │ cmpeq r2, r8, asr #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #29 │ │ │ │ │ @@ -2639441,17 +2639213,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror r3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ │ - tsteq lr, r8, asr #6 │ │ │ │ │ - tsteq lr, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ec390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2639564,15 +2639336,15 @@ │ │ │ │ │ cmpeq r2, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r0, lsl #12 │ │ │ │ │ + adcseq r4, r0, r8, asr #12 │ │ │ │ │ cmpeq r2, r8, asr #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #11 │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2639633,17 +2639405,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff5f │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ec690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2639796,15 +2639568,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ │ @ instruction: 0x011ec8f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r8, ror #30 │ │ │ │ │ + adceq fp, pc, r8, lsr pc @ │ │ │ │ │ cmpeq r2, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ @@ -2639878,15 +2639650,15 @@ │ │ │ │ │ umlalseq ip, pc, r8, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r0, asr #4 │ │ │ │ │ + adceq r4, lr, r8, lsr #5 │ │ │ │ │ cmpeq r2, r0, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #20 │ │ │ │ │ @@ -2640093,17 +2639865,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecd90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecd98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, lsr #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #27 │ │ │ │ │ + tsteq lr, r8, ror #25 │ │ │ │ │ + tsteq lr, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecdb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecdb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2640119,17 +2639891,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecdf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecdf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl lr │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff53 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2640246,15 +2640018,15 @@ │ │ │ │ │ tsteq lr, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ecff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ - subseq r0, fp, r0, lsl #23 │ │ │ │ │ + subseq r8, fp, r0, lsl #23 │ │ │ │ │ tsteq lr, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ @@ -2640368,15 +2640140,15 @@ │ │ │ │ │ @ instruction: 0x011ed1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ed1d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ed1f0 │ │ │ │ │ tsteq lr, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq r6, [lr], r8 @ │ │ │ │ │ + adceq r6, lr, r8, lsr #19 │ │ │ │ │ cmpeq r2, r0, lsl #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ed1f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2640455,17 +2640227,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ - tsteq lr, r0, asr #18 @ │ │ │ │ │ - tsteq lr, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2640619,17 +2640391,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ed5d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011ed5d8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #11 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff53 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ed5f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ @@ -2641015,15 +2640787,15 @@ │ │ │ │ │ @ instruction: 0x011edbf0 │ │ │ │ │ cmpeq r2, r0, ror sp @ │ │ │ │ │ @ instruction: 0x011edbf8 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq lr, r8, lsl ip │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r8, [r4], #168 @ 0xa8 │ │ │ │ │ tsteq lr, r0, lsr #24 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ @@ -2641071,17 +2640843,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011edcd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011edcd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r8, ror #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011edcf0 │ │ │ │ │ + @ instruction: 0x011f0bd0 │ │ │ │ │ + @ instruction: 0x011ed5d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011edcf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2641270,15 +2641042,15 @@ │ │ │ │ │ tsteq lr, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011edff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl r0 │ │ │ │ │ tsteq lr, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - subseq r0, pc, r0, lsl #23 │ │ │ │ │ + subseq r8, lr, r0, lsl #23 │ │ │ │ │ tsteq lr, r0 @ │ │ │ │ │ tsteq r5, r8, lsl r1 │ │ │ │ │ cmpeq r2, r0, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ │ @@ -2641585,15 +2641357,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ tsteq lr, r0, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r7, r8, asr r5 │ │ │ │ │ cmpeq r2, r8, asr #31 @ │ │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ │ - sbceq sl, r0, r0, asr #13 │ │ │ │ │ + sbceq sl, r0, r8, ror #13 │ │ │ │ │ @ instruction: 0x011ee4f8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ │ cmpeq r2, r8, asr #31 @ │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ │ @@ -2641611,15 +2641383,15 @@ │ │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x011ee5f8 │ │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ - sbceq sl, r0, r0, asr #13 │ │ │ │ │ + sbceq sl, r0, r8, ror #13 │ │ │ │ │ tsteq lr, r0, lsr #11 │ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ │ sbcseq fp, r3, r8, asr #22 │ │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ │ sbcseq fp, r3, r0, ror fp │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ @@ -2641749,15 +2641521,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ee7f8 │ │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq lr, r0, r5, r6 │ │ │ │ │ cmpeq r3, r8 │ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ - strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ + sbceq r1, r3, r8, asr #27 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011ee790 │ │ │ │ │ cmpeq r3, r8 │ │ │ │ │ @ instruction: 0x011ee798 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ tsteq lr, r0, lsr #15 │ │ │ │ │ @@ -2641876,15 +2641648,15 @@ │ │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #19 │ │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r6, [r6], r8 │ │ │ │ │ + adcseq r6, r6, r8, asr ip │ │ │ │ │ @ instruction: 0x01533098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ee990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011ee998 │ │ │ │ │ @@ -2642109,31 +2641881,31 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq lr, r0, ror #26 │ │ │ │ │ + tsteq lr, r8, asr sp │ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq r7, [r2, #-176] @ 0xffffff50 │ │ │ │ │ cmpeq r3, r0, asr #2 │ │ │ │ │ tsteq lr, r8, ror r7 │ │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ │ tsteq lr, r0, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ │ cmpeq r3, r0, asr #2 │ │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, ror #30 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00ffff35 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2642182,15 +2641954,15 @@ │ │ │ │ │ cmpeq r3, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ │ tsteq lr, r0, asr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq lr, [r0], r8 │ │ │ │ │ + adcseq pc, r0, r0, asr r0 @ │ │ │ │ │ ldrheq r3, [r3, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ tsteq lr, r0, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2642236,15 +2642008,15 @@ │ │ │ │ │ tsteq lr, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, ror ip │ │ │ │ │ + adceq r3, lr, r0, lsl ip │ │ │ │ │ cmpeq r3, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2642297,15 +2642069,15 @@ │ │ │ │ │ @ instruction: 0x011eeff8 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ tsteq lr, r8 @ │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ adcseq r0, r6, r0, lsl #23 │ │ │ │ │ tsteq pc, r0 │ │ │ │ │ tsteq lr, r0, lsl r0 @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ tsteq lr, r8, lsr r0 @ │ │ │ │ │ tsteq lr, r8, lsl r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2642417,15 +2642189,15 @@ │ │ │ │ │ @ instruction: 0x011ef1d8 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ tsteq lr, r0, ror #3 @ │ │ │ │ │ @ instruction: 0x01111eb8 │ │ │ │ │ tsteq lr, r8, ror #3 @ │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ @ instruction: 0x011ef1f0 │ │ │ │ │ - smulleq r6, r1, r0, r4 │ │ │ │ │ + sbceq r6, r1, r8, ror #8 │ │ │ │ │ @ instruction: 0x011ef1f8 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r0, lsl #4 @ │ │ │ │ │ tsteq lr, r8, lsl r2 @ │ │ │ │ │ tsteq lr, r8, lsl #4 @ │ │ │ │ │ tsteq lr, r0, lsl r2 @ │ │ │ │ │ @@ -2642595,15 +2642367,15 @@ │ │ │ │ │ tsteq lr, r0, lsr #9 @ │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ tsteq lr, r8, lsr #9 @ │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ @ instruction: 0x011ef4b0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x011ef4b8 │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ tsteq lr, r0, asr #9 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq lr, r8, asr #9 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x011ef4d0 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ tsteq lr, r0, ror #9 @ │ │ │ │ │ @@ -2642651,15 +2642423,15 @@ │ │ │ │ │ tsteq lr, r0, lsl #11 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x011ef598 │ │ │ │ │ tsteq lr, r8, lsl #11 @ │ │ │ │ │ @ instruction: 0x011ef590 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r1, r0, lsr #7 │ │ │ │ │ + sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, lsr #22 │ │ │ │ │ tsteq lr, r8, lsr #11 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2642885,17 +2642657,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq lr, r0, asr #18 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr #18 @ │ │ │ │ │ - tsteq pc, r0, lsl #7 │ │ │ │ │ - tsteq lr, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, ror #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2643289,17 +2643061,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsl #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsl #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011eff90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011eff98 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00ffff35 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r0, lsr #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq lr, r8, lsr #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011effb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2643318,15 +2643090,15 @@ │ │ │ │ │ tsteq lr, r8, ror #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011efff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011efff8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ - adcseq r8, r9, r0, lsl #23 │ │ │ │ │ + adcseq r0, sl, r0, lsl #23 │ │ │ │ │ tsteq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, rrx │ │ │ │ │ tsteq pc, r0, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2643490,15 +2643262,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f02b8 │ │ │ │ │ @ instruction: 0x011f02b0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r2, r8, lsr #5 │ │ │ │ │ + adcseq r2, r2, r8, lsl #5 │ │ │ │ │ cmpeq r3, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f02d8 │ │ │ │ │ @ instruction: 0x011f02d0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2644073,17 +2643845,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f0bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x011f0bd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #24 │ │ │ │ │ + tsteq pc, r8, lsl #25 │ │ │ │ │ + @ instruction: 0x011eff90 │ │ │ │ │ tsteq pc, r0, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r3, [r3, #-88] @ 0xffffffa8 │ │ │ │ │ @ instruction: 0x011f08b8 │ │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ │ @ instruction: 0x011f0bf8 │ │ │ │ │ @@ -2644117,15 +2643889,15 @@ │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ tsteq pc, r8, ror ip @ │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ tsteq pc, r0, lsl #25 │ │ │ │ │ - strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ + sbceq r1, r3, r8, asr #27 │ │ │ │ │ tsteq pc, r8, lsl #25 │ │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ │ @ instruction: 0x011f0c90 │ │ │ │ │ adcseq r1, r4, r0, asr #18 │ │ │ │ │ @ instruction: 0x011f0c98 │ │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ │ tsteq pc, r0, lsr #25 │ │ │ │ │ @@ -2644210,15 +2643982,15 @@ │ │ │ │ │ cmpeq r3, r0, asr r6 │ │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ │ tsteq r1, r8, lsl lr │ │ │ │ │ tsteq pc, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011f0df8 │ │ │ │ │ cmpeq r3, r0, asr r6 │ │ │ │ │ - ldrhteq r0, [r5], r0 │ │ │ │ │ + adcseq r0, r5, r0, asr #3 │ │ │ │ │ cmpeq r1, r8, lsl #15 │ │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ tsteq pc, r8, lsl #28 │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ tsteq pc, r0, lsl lr @ │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ @@ -2644677,15 +2644449,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq lr, r7, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007a0598 │ │ │ │ │ + rsbseq r0, sl, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ tsteq fp, r0, asr lr │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq lr, r8, lsr sp │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ @@ -2645387,15 +2645159,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, rrx │ │ │ │ │ tsteq pc, r8, asr r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, sp, r0, lsr #8 │ │ │ │ │ + adceq sp, sp, r8, lsl #9 │ │ │ │ │ cmpeq r3, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ @@ -2645763,15 +2645535,15 @@ │ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #12 │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r1, [r0], r0 │ │ │ │ │ + adcseq r1, r0, r8, ror #26 │ │ │ │ │ cmpeq r3, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2645862,15 +2645634,15 @@ │ │ │ │ │ @ instruction: 0x011f27d8 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ tsteq pc, r8, asr #15 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r0, asr #15 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011f27d0 │ │ │ │ │ @ instruction: 0x011f27b8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, pc, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2645959,15 +2645731,15 @@ │ │ │ │ │ tsteq pc, r0, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f29d8 │ │ │ │ │ tsteq pc, r8, asr #18 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r7, sp, r0, lsl r4 │ │ │ │ │ + umlaleq r7, sp, r8, r8 │ │ │ │ │ cmpeq r1, r8, lsr #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f27b0 │ │ │ │ │ @ instruction: 0x011f2990 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ tsteq pc, r8, asr r9 @ │ │ │ │ │ cmpeq r1, r8, ror r8 │ │ │ │ │ @@ -2646024,15 +2645796,15 @@ │ │ │ │ │ tsteq pc, r8, lsr sl @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ tsteq pc, r0, lsr #20 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ │ - strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2646423,15 +2646195,15 @@ │ │ │ │ │ tsteq pc, r0, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f3090 │ │ │ │ │ tsteq pc, r8, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r6, r8, asr r2 │ │ │ │ │ + adcseq r1, r6, r8, lsr #4 │ │ │ │ │ cmpeq r3, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f3098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #1 │ │ │ │ │ @@ -2646848,15 +2646620,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq pc, r0, lsr #14 │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ │ - sbceq r7, r1, r0, ror #19 │ │ │ │ │ + strheq r7, [r1], #152 @ 0x98 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ tsteq pc, r0, lsl #15 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ tsteq pc, r0, asr r7 @ │ │ │ │ │ @@ -2648247,15 +2648019,15 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011f4cf8 │ │ │ │ │ tsteq pc, r0, lsl #27 │ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ - adcseq r8, r5, r0, ror r7 │ │ │ │ │ + adcseq r8, r5, r0, asr #14 │ │ │ │ │ @ instruction: 0x011f4c98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq pc, r0, lsr #26 │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ tsteq pc, r8, ror #26 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @@ -2649474,15 +2649246,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #3 │ │ │ │ │ tsteq pc, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r8, r8, asr #10 │ │ │ │ │ cmpeq r3, r0, ror #25 │ │ │ │ │ tsteq pc, r0, lsl #31 │ │ │ │ │ - sbceq r5, r0, r8, lsr ip │ │ │ │ │ + sbceq r5, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ cmpeq r3, r0, ror #25 │ │ │ │ │ tsteq pc, r8, asr r0 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2649508,15 +2649280,15 @@ │ │ │ │ │ tsteq pc, r8, lsr #1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ │ ldrheq r6, [pc, -r0] │ │ │ │ │ ldrheq r6, [pc, -r8] │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ tsteq pc, r0, asr #1 │ │ │ │ │ - sbceq r5, r0, r8, lsr ip │ │ │ │ │ + sbceq r5, r0, r0, lsl ip │ │ │ │ │ tsteq pc, r8, lsl r1 @ │ │ │ │ │ tsteq pc, r8, asr #1 │ │ │ │ │ ldrsbeq r6, [pc, -r0] │ │ │ │ │ ldrsbteq r8, [r9], #40 @ 0x28 │ │ │ │ │ ldrsbeq r6, [pc, -r8] │ │ │ │ │ rscseq r8, r9, r0, lsl #6 │ │ │ │ │ tsteq pc, r0, ror #1 │ │ │ │ │ @@ -2650957,15 +2650729,15 @@ │ │ │ │ │ cmpeq r3, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsl r1 │ │ │ │ │ + adcseq r6, r6, r8, ror #1 │ │ │ │ │ cmpeq r3, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ │ tsteq pc, r0, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2650993,15 +2650765,15 @@ │ │ │ │ │ @ instruction: 0x011f77d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f77f8 │ │ │ │ │ @ instruction: 0x011f77f0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, lsl #22 │ │ │ │ │ + ldrsbteq pc, [r5], r8 @ │ │ │ │ │ @ instruction: 0x01533e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r8 @ │ │ │ │ │ @@ -2651509,15 +2651281,15 @@ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ @ instruction: 0x011f7ff0 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq pc, r8 │ │ │ │ │ tsteq pc, r8, ror #31 │ │ │ │ │ - adceq r8, r3, r0, lsl #23 │ │ │ │ │ + adceq r0, r3, r0, lsl #23 │ │ │ │ │ tsteq pc, r0 │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2651713,15 +2651485,15 @@ │ │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r4, r8, asr #23 │ │ │ │ │ + adcseq pc, r4, r8, lsl #24 │ │ │ │ │ cmpeq r3, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r3 @ │ │ │ │ │ tsteq pc, r0, asr r3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2651972,19 +2651744,19 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ │ ldrdeq r1, [r1], #80 @ 0x50 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ @ instruction: 0x0115ccb0 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ - sbceq r2, r2, r8, asr #2 │ │ │ │ │ + sbceq r2, r2, r0, lsr #2 │ │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ │ @ instruction: 0x0115ccd8 │ │ │ │ │ tsteq pc, r0, asr r7 @ │ │ │ │ │ - sbceq r6, r2, r8, lsl r9 │ │ │ │ │ + sbceq r6, r2, r0, asr #18 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r6, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2652340,17 +2652112,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f8cf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011f8cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffeff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr sp @ │ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ │ @@ -2652746,15 +2652518,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbteq ip, lr, r0, r9 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r0, lsr r0 │ │ │ │ │ + sbceq sp, r0, r8, lsr #31 │ │ │ │ │ smlaltbeq r6, r6, sp, r7 @ │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2653556,25 +2653328,25 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ - subseq r8, r4, r0, lsl #23 │ │ │ │ │ + subseq r0, r4, r0, lsl #23 │ │ │ │ │ tsteq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ tsteq pc, r8, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq pc, r5, r8, lr @ │ │ │ │ │ + adcseq pc, r5, r8, ror #28 │ │ │ │ │ cmpeq r3, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ │ @@ -2653779,17 +2653551,17 @@ │ │ │ │ │ tsteq pc, r8, ror #6 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #7 │ │ │ │ │ - tsteq pc, r8, lsr #28 │ │ │ │ │ - tsteq pc, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fa390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fa398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2653989,17 +2653761,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #13 │ │ │ │ │ @ instruction: 0x011fa6b8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0153a398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, asr #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #13 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffeff │ │ │ │ │ @ instruction: 0x011fa6d8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, fp, r0, asr #30 │ │ │ │ │ ldrheq sl, [r3, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2654035,17 +2653807,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r0, lsl #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffef9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fa790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fa798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2654357,17 +2654129,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r8, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fac90 │ │ │ │ │ + tsteq pc, r0, asr r7 @ │ │ │ │ │ + tsteq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fac98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011facb0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -2654461,17 +2654233,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ │ tsteq pc, r8, lsl lr @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r6, r8, lsl r9 │ │ │ │ │ cmpeq r3, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + tsteq pc, r8, lsr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ │ - cmpeq r1, r0, lsl #20 @ │ │ │ │ │ - tsteq pc, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2654580,15 +2654352,15 @@ │ │ │ │ │ cmpeq r3, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011faff0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr #32 │ │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - rsbseq r8, r1, r0, lsl #23 │ │ │ │ │ + rsbseq r8, r2, r0, lsl #23 │ │ │ │ │ @ instruction: 0x012fc000 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, ror r5 │ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ │ @ instruction: 0x011c8398 │ │ │ │ │ @@ -2654633,17 +2654405,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, -r0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq fp, [pc, -r8] │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #1 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffef9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, -r8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2654782,15 +2654554,15 @@ │ │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, ror #4 │ │ │ │ │ + adcseq r0, r6, r0, lsr r2 │ │ │ │ │ cmpeq r3, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #6 │ │ │ │ │ @@ -2654886,15 +2654658,15 @@ │ │ │ │ │ cmpeq r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fb4b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fb4d0 │ │ │ │ │ tsteq pc, r8, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq r6, [pc], r0 @ │ │ │ │ │ + adceq r6, pc, r0, lsr #31 │ │ │ │ │ cmpeq r3, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fb4d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fb4f0 │ │ │ │ │ tsteq pc, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2655047,17 +2654819,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - tsteq pc, r0, asr r7 @ │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ │ + cmpeq r2, r8, asr #19 │ │ │ │ │ + ldrsbeq fp, [pc, -r8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -2655456,15 +2655228,15 @@ │ │ │ │ │ cmpeq r3, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fbdb8 │ │ │ │ │ @ instruction: 0x011fbdb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, lsr #27 │ │ │ │ │ + adcseq r7, r5, r8, lsl #28 │ │ │ │ │ ldrheq sl, [r3, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x011fbdf0 │ │ │ │ │ @ instruction: 0x011fbdd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -2655556,15 +2655328,15 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, lsr pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ tsteq pc, r0, ror #30 │ │ │ │ │ tsteq pc, r0, asr #30 │ │ │ │ │ sbceq r1, r0, r0, lsr #22 │ │ │ │ │ - adcseq r5, r5, r8, ror #27 │ │ │ │ │ + ldrhteq r5, [r5], r8 │ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ │ tsteq pc, r0, asr pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq r4, pc, r0, sl @ │ │ │ │ │ cmpeq r3, r0, ror #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ @@ -2687004,15 +2686776,15 @@ │ │ │ │ │ adcseq ip, r3, r0, ror r1 │ │ │ │ │ adcseq ip, r3, r8, lsr #21 │ │ │ │ │ rscseq sl, r9, r8, lsl #30 │ │ │ │ │ adcseq ip, r3, r0, lsl r2 │ │ │ │ │ adcseq r0, r4, r8, lsl #25 │ │ │ │ │ adcseq r0, r4, r0, asr #18 │ │ │ │ │ rscseq sl, r9, r8, asr pc │ │ │ │ │ - sbceq pc, r0, r0, asr sp @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #26 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ addeq sl, r3, r0, asr sp │ │ │ │ │ addeq r9, r1, r8, asr pc │ │ │ │ │ ldrsbteq fp, [fp], r8 │ │ │ │ │ smlalseq r2, fp, r8, r3 │ │ │ │ │ adcseq lr, fp, r0, ror #29 │ │ │ │ │ adcseq ip, r3, r8, lsl #5 │ │ │ │ │ @@ -2687042,15 +2686814,15 @@ │ │ │ │ │ umlalseq fp, sp, r0, r8 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ addeq r3, r0, r8, asr sl │ │ │ │ │ adcseq sl, pc, r0, ror #24 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq r7, r1, r0, lsr #7 │ │ │ │ │ umlalseq fp, sp, r8, ip │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ sbceq pc, r2, r0, lsr r5 @ │ │ │ │ │ adcseq ip, r3, r8, asr sl │ │ │ │ │ sbceq r4, r3, r0, lsl r7 │ │ │ │ │ adcseq pc, r3, r8, asr #2 │ │ │ │ │ smullseq fp, r3, r0, r9 │ │ │ │ │ sbceq pc, r2, r0, asr #13 │ │ │ │ │ @@ -2687203,15 +2686975,15 @@ │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ sbceq r2, r2, r0, ror fp │ │ │ │ │ adcseq r9, r3, r8, lsl #15 │ │ │ │ │ adcseq r0, lr, r0, ror #21 │ │ │ │ │ ldrsbeq pc, [r4], #40 @ 0x28 @ │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ sbceq ip, r2, r8, lsr #21 │ │ │ │ │ - strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ + sbceq r1, r3, r8, asr #27 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ rscseq r8, fp, r0, asr sp │ │ │ │ │ adcseq r0, lr, r8, asr sp │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ @ instruction: 0x01135198 │ │ │ │ │ sbceq fp, r1, r8, ror #13 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ @@ -2687232,24 +2687004,24 @@ │ │ │ │ │ ldrshteq r1, [lr], r8 │ │ │ │ │ sbceq sl, r3, r0, ror r6 │ │ │ │ │ ldrshteq r1, [lr], r8 │ │ │ │ │ sbceq r8, r1, r8, lsl #30 │ │ │ │ │ adcseq r2, lr, r0, ror #1 │ │ │ │ │ sbceq r9, r1, r0, asr #28 │ │ │ │ │ adcseq r2, lr, r8, lsl #3 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ ldrshteq r2, [lr], r8 │ │ │ │ │ tsteq r1, r8, ror r8 @ │ │ │ │ │ sbceq sl, r1, r8, ror #18 │ │ │ │ │ - adcseq r8, r3, r8, asr sl │ │ │ │ │ + adcseq r8, r3, r0, lsr sl │ │ │ │ │ ldrsbteq r3, [fp], #136 @ 0x88 │ │ │ │ │ ldrshteq r3, [fp], #128 @ 0x80 │ │ │ │ │ ldrshteq ip, [r3], r8 │ │ │ │ │ addeq r3, r0, r0, ror #14 │ │ │ │ │ addeq ip, r1, r0, lsr #12 │ │ │ │ │ adcseq ip, r3, r8, asr r5 │ │ │ │ │ adcseq ip, r3, r8, asr #2 │ │ │ │ │ @@ -2687315,15 +2687087,15 @@ │ │ │ │ │ sbceq fp, r1, r0, asr sp │ │ │ │ │ rscseq r3, fp, r8, ror #18 │ │ │ │ │ @ instruction: 0x0111ffd8 │ │ │ │ │ ldrsbteq ip, [r3], r0 │ │ │ │ │ adcseq ip, r3, r0, lsr #17 │ │ │ │ │ adcseq ip, r3, r0, ror #4 │ │ │ │ │ adcseq ip, r3, r0, asr #3 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ smlalseq r3, fp, r8, r9 │ │ │ │ │ ldrsbteq ip, [r3], r8 │ │ │ │ │ ldrhteq r3, [fp], #144 @ 0x90 │ │ │ │ │ ldrshteq sl, [r9], #48 @ 0x30 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ rscseq r3, fp, r0, ror #19 │ │ │ │ │ ldrshteq r3, [fp], #152 @ 0x98 │ │ │ │ │ @@ -2687334,15 +2687106,15 @@ │ │ │ │ │ rscseq r3, fp, r8, lsr #20 │ │ │ │ │ ldrshteq r6, [lr], r0 │ │ │ │ │ adcseq r6, lr, r8, lsr #4 │ │ │ │ │ ldrhteq r6, [lr], r8 │ │ │ │ │ adcseq r6, lr, r0, lsl #10 │ │ │ │ │ adcseq pc, pc, r8, asr r5 @ │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ ldrhteq r6, [lr], r0 │ │ │ │ │ tsteq pc, r0, lsl ip @ │ │ │ │ │ adcseq r6, lr, r8, lsl r9 │ │ │ │ │ adcseq r6, lr, r8, lsl #19 │ │ │ │ │ adcseq r6, lr, r0, ror sl │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ rscseq r1, sl, r8, lsr #29 │ │ │ │ │ @@ -2687451,15 +2687223,15 @@ │ │ │ │ │ adcseq r3, pc, r8, asr #20 │ │ │ │ │ sbceq r3, r3, r8, asr #27 │ │ │ │ │ tsteq r3, r8, lsr #1 │ │ │ │ │ adcseq r3, pc, r8, asr #30 │ │ │ │ │ umlalseq r3, pc, r8, pc @ │ │ │ │ │ sbceq r3, r3, r8, asr #17 │ │ │ │ │ rscseq r3, sl, r8, lsl #6 │ │ │ │ │ - strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r5, r0, r8, asr #7 │ │ │ │ │ adcseq r5, pc, r0, asr r2 @ │ │ │ │ │ sbceq r3, r3, r0, lsr sl │ │ │ │ │ adcseq sl, pc, r8, asr pc @ │ │ │ │ │ @ instruction: 0x012fc248 │ │ │ │ │ adcseq r5, pc, r0, ror r9 @ │ │ │ │ │ adcseq r5, pc, r0, asr #24 │ │ │ │ │ sbceq r4, r3, r0, lsl #1 │ │ │ │ │ @@ -2702066,39 +2701838,39 @@ │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x0111c098 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ adcseq fp, pc, r0, asr #23 │ │ │ │ │ sbceq fp, r0, r0, asr r8 │ │ │ │ │ tsteq lr, r0, lsr #7 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ ldrdeq r1, [r3], #240 @ 0xf0 │ │ │ │ │ sbcseq r2, r4, r8, lsr #6 │ │ │ │ │ sbcseq r2, r4, r0, asr r3 │ │ │ │ │ - sbceq r1, r3, r0, lsl #16 │ │ │ │ │ - ldrsbteq lr, [r3], r0 │ │ │ │ │ + sbceq r1, r3, r0, asr r8 │ │ │ │ │ + adcseq lr, r3, r8, lsr #21 │ │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ - adcseq sl, pc, r0, asr #3 │ │ │ │ │ + adcseq sl, pc, r8, ror #3 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ sbceq r1, r0, r0, asr r8 │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ adcseq fp, pc, r0, asr #18 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ │ addeq r3, r0, r8, lsr #16 │ │ │ │ │ adcseq ip, pc, r8, lsl r4 @ │ │ │ │ │ sbceq lr, r2, r0, lsr #7 │ │ │ │ │ sbceq fp, r2, r0, lsl #21 │ │ │ │ │ tsteq r1, r0, ror r9 │ │ │ │ │ umlalseq r0, r4, r0, r9 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ umaaleq r8, r9, r8, pc @ │ │ │ │ │ - sbceq r9, r2, r8, asr #27 │ │ │ │ │ + sbceq r9, r2, r8, lsl lr │ │ │ │ │ sbceq r5, r3, r0, ror r6 │ │ │ │ │ subeq sl, r9, r8, lsl #3 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq sp, r2, r0, asr r8 │ │ │ │ │ ldrdeq r9, [r1], r8 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ ldrdeq r7, [r3], #120 @ 0x78 │ │ │ │ │ @@ -2702126,15 +2701898,15 @@ │ │ │ │ │ ldrshteq r1, [r4], r8 │ │ │ │ │ tsteq r1, r8, lsl #4 │ │ │ │ │ subeq r9, r9, r8, ror #8 │ │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ │ addeq ip, r1, r8, lsr r7 │ │ │ │ │ tsteq r0, r8, asr #1 │ │ │ │ │ adcseq sl, ip, r0, asr #13 │ │ │ │ │ - ldrhteq sp, [pc], r8 │ │ │ │ │ + umlalseq sp, pc, r0, r4 @ │ │ │ │ │ sbcseq lr, r4, r0, lsr #22 │ │ │ │ │ adcseq r9, sl, r8, ror r3 │ │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ │ sbceq lr, r1, r8, lsr #6 │ │ │ │ │ addeq r2, r0, r0, ror #4 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ @ instruction: 0x011e1490 │ │ │ │ │ @@ -2702291,17 +2702063,17 @@ │ │ │ │ │ @ instruction: 0x0113c1d0 │ │ │ │ │ addeq r7, r0, r0, lsr r5 │ │ │ │ │ umulleq r7, r0, r0, r4 │ │ │ │ │ tsteq r3, r0, lsr r2 │ │ │ │ │ umlalseq pc, pc, r0, r9 @ │ │ │ │ │ sbceq pc, r0, r0, ror #24 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ - strheq sp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq sp, r2, r0, ror #29 │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ - ldrdeq r7, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r7, [r2], #112 @ 0x70 │ │ │ │ │ sbcseq r2, r4, r0, lsr r5 │ │ │ │ │ sbcseq r2, r4, r8, lsl #10 │ │ │ │ │ tsteq r2, r8, lsr #15 │ │ │ │ │ subeq sl, r9, r8, lsl #17 │ │ │ │ │ @ instruction: 0x01129990 │ │ │ │ │ tsteq r2, r8, asr #21 │ │ │ │ │ @ instruction: 0x01129bf8 │ │ │ │ │ @@ -2707832,30 +2707604,30 @@ │ │ │ │ │ adcseq fp, pc, r8, lsr #31 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ ldrdeq ip, [r0], r8 │ │ │ │ │ tsteq r5, r8, lsl #18 │ │ │ │ │ umulleq r5, r0, r8, fp │ │ │ │ │ sbceq r5, r1, r0, ror fp │ │ │ │ │ sbceq r1, r1, r8, lsr #21 │ │ │ │ │ - ldrdeq r2, [r1], #160 @ 0xa0 │ │ │ │ │ + sbceq r2, r1, r8, lsr #21 │ │ │ │ │ sbceq lr, r0, r0, lsl #1 │ │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ │ sbceq r1, r0, r0, ror r6 │ │ │ │ │ addeq r5, r0, r8, ror #8 │ │ │ │ │ @ instruction: 0x011e53f0 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrdeq pc, [r0], #120 @ 0x78 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ tsteq lr, r8, ror #8 │ │ │ │ │ adcseq r4, pc, r8, asr r0 @ │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ addeq r1, r1, r0, lsl ip │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ - sbceq r9, r2, r8, ror #8 │ │ │ │ │ + sbceq r9, r2, r0, asr #8 │ │ │ │ │ sbceq sp, r0, r0, ror r6 │ │ │ │ │ sbceq r0, r1, r0, lsl #31 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ sbceq r1, r1, r8, asr pc │ │ │ │ │ adcseq ip, pc, r8, lsr #31 │ │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ @@ -2707863,57 +2707635,57 @@ │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ sbceq r5, r1, r8, asr sl │ │ │ │ │ tsteq lr, r8, asr r5 │ │ │ │ │ tsteq r4, r8, asr r0 │ │ │ │ │ sbceq r2, r1, r0, lsr #12 │ │ │ │ │ sbceq r4, r2, r8, lsl #10 │ │ │ │ │ - sbceq r7, r2, r0, asr #3 │ │ │ │ │ + smulleq r7, r2, r8, r1 │ │ │ │ │ sbceq r2, r2, r8, asr pc │ │ │ │ │ - sbceq r9, r2, r0, lsr #7 │ │ │ │ │ + sbceq r9, r2, r8, ror r3 │ │ │ │ │ ldrdeq r0, [r0], #80 @ 0x50 │ │ │ │ │ sbceq r4, r1, r8, asr #27 │ │ │ │ │ strheq lr, [r0], #152 @ 0x98 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ ldrsbteq r9, [fp], r0 │ │ │ │ │ sbceq r1, r1, r0, lsr #7 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r8, r3, r8, lsr #26 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ @ instruction: 0x01159ab8 │ │ │ │ │ smulleq r1, r0, r0, lr │ │ │ │ │ adcseq ip, pc, r0, lsr pc @ │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r8, lsr ip │ │ │ │ │ adcseq fp, pc, r0, lsl ip @ │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ - sbceq r0, r2, r0, ror r1 │ │ │ │ │ + smulleq r0, r2, r8, r1 │ │ │ │ │ sbceq pc, r0, r0, lsl #6 │ │ │ │ │ sbceq r5, r3, r8, lsl #5 │ │ │ │ │ adcseq sl, pc, r0, asr #13 │ │ │ │ │ sbceq lr, r0, r8, lsr ip │ │ │ │ │ - smulleq r4, r1, r8, fp │ │ │ │ │ + sbceq r4, r1, r0, asr #23 │ │ │ │ │ sbceq pc, r1, r0, ror r6 @ │ │ │ │ │ sbceq r8, r3, r0, lsl #26 │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ strheq r3, [r2], #32 │ │ │ │ │ sbceq r3, r1, r8, asr pc │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ strdeq r1, [r1], #48 @ 0x30 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ - ldrhteq fp, [pc], r0 │ │ │ │ │ + adcseq fp, pc, r8, lsl #15 │ │ │ │ │ adcseq ip, pc, r0, lsl #31 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ @ instruction: 0x01231e55 │ │ │ │ │ @ instruction: 0x01231eb1 │ │ │ │ │ @ instruction: 0x01231f0d │ │ │ │ │ @ instruction: 0x01231f69 │ │ │ │ │ smlawteq r3, r5, pc, r1 @ │ │ │ │ │ @@ -2712980,29 +2712752,29 @@ │ │ │ │ │ bllt 2dba0e8 <_edata@@Base+0xb670e8> │ │ │ │ │ str r9, [r2], #-3082 @ 0xfffff3f6 │ │ │ │ │ strbt r4, [lr], sl, lsr #12 │ │ │ │ │ rscseq pc, ip, ip, asr #4 │ │ │ │ │ eorne pc, r3, r0, asr #5 │ │ │ │ │ blt 1878100 <__bss_end__@@Base+0x117aa50> │ │ │ │ │ ldrsbteq sl, [sp], r8 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ addeq r7, r1, r8, asr #27 │ │ │ │ │ sbceq r9, r1, r8, ror #18 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ strdeq r2, [r1], #128 @ 0x80 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ sbceq r6, r0, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r0, ror #24 │ │ │ │ │ sbceq lr, r1, r0, asr sp │ │ │ │ │ sbceq r8, r3, r8, lsr ip │ │ │ │ │ - adcseq r9, sl, r0, lsr #27 │ │ │ │ │ + adcseq r9, sl, r8, ror sp │ │ │ │ │ addeq r5, r0, r8, ror #8 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ sbceq r2, r1, r0, lsr #12 │ │ │ │ │ strdeq r3, [r2], #8 │ │ │ │ │ @ instruction: 0x011e57b0 │ │ │ │ │ @ instruction: 0x011e57d8 │ │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ │ @@ -2713011,18 +2712783,18 @@ │ │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ adcseq fp, pc, r8, lsr #1 │ │ │ │ │ tsteq lr, r0, lsr #17 │ │ │ │ │ tsteq lr, r8, asr #17 │ │ │ │ │ sbceq r4, r3, r0, lsl #26 │ │ │ │ │ sbceq r0, r1, r0, lsl #31 │ │ │ │ │ - adcseq sl, ip, r0, ror #24 │ │ │ │ │ + adcseq sl, ip, r8, lsr ip │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ - adcseq r9, fp, r0, lsr #22 │ │ │ │ │ + ldrsbteq r9, [fp], r0 │ │ │ │ │ @ instruction: 0x011e58f0 │ │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ adcseq sl, ip, r0, lsr #12 │ │ │ │ │ rscseq r5, fp, r8, lsr r2 │ │ │ │ │ rscseq r5, fp, r0, asr #3 │ │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ │ @@ -2713039,32 +2712811,32 @@ │ │ │ │ │ ldrshteq r5, [fp], #8 │ │ │ │ │ sbceq r4, r3, r8, ror #13 │ │ │ │ │ sbceq r6, r2, r0, asr #23 │ │ │ │ │ sbceq pc, r1, r0, ror r6 @ │ │ │ │ │ sbceq r8, r3, r0, lsl #26 │ │ │ │ │ sbceq r3, r1, r8, lsl #30 │ │ │ │ │ umlalseq fp, pc, r8, fp @ │ │ │ │ │ - sbceq sp, r2, r0, asr #8 │ │ │ │ │ - sbceq ip, r2, r8, asr #22 │ │ │ │ │ + sbceq sp, r2, r8, lsl r4 │ │ │ │ │ + strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq fp, r2, r8, asr r5 │ │ │ │ │ sbceq lr, r0, r8, lsl r4 │ │ │ │ │ ldrsbteq r4, [pc], r0 │ │ │ │ │ - sbceq r7, r2, r0, lsr #7 │ │ │ │ │ + sbceq r7, r2, r8, ror r3 │ │ │ │ │ @ instruction: 0x008054b8 │ │ │ │ │ strdeq r5, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq sl, r2, r8, ror #8 │ │ │ │ │ - sbceq lr, r1, r8, lsr r7 │ │ │ │ │ + sbceq lr, r1, r8, lsl #15 │ │ │ │ │ adcseq r8, pc, r0, asr #8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ - strdeq r9, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq r9, r2, r8, asr #27 │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ rscseq r1, fp, r0, lsr #27 │ │ │ │ │ - sbceq r8, r2, r0, lsr r0 │ │ │ │ │ + sbceq r8, r2, r8 │ │ │ │ │ sbceq r6, r2, r0, lsr #12 │ │ │ │ │ sbceq lr, r1, r8, lsr #26 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq lr, r2, r8 │ │ │ │ │ addeq sl, r1, r8, lsr #16 │ │ │ │ │ adcseq r8, pc, r8, ror #3 │ │ │ │ │ adcseq pc, pc, r0, ror r1 @ │ │ │ │ │ @@ -2713075,38 +2712847,38 @@ │ │ │ │ │ adcseq pc, pc, r8, lsr #11 │ │ │ │ │ sbceq r4, r1, r8, lsr ip │ │ │ │ │ sbceq r1, r2, r0, lsr #2 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ │ adcseq r9, r9, r0, asr #8 │ │ │ │ │ - sbceq r7, r0, r8, asr pc │ │ │ │ │ + sbceq r7, r0, r0, lsr pc │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ adcseq r8, pc, r8, ror r3 @ │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq r8, r3, r0, lsl ip │ │ │ │ │ sbceq r2, r2, r0, ror #29 │ │ │ │ │ sbceq fp, r2, r0, asr sp │ │ │ │ │ sbceq r3, r2, r8, ror sp │ │ │ │ │ tsteq r5, r0, ror #15 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ sbceq lr, r2, r8, lsl r9 │ │ │ │ │ - sbceq r1, r1, r8, lsl #25 │ │ │ │ │ + sbceq r1, r1, r0, ror #24 │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ sbceq r5, r2, r0, asr #8 │ │ │ │ │ strheq r0, [r2], #192 @ 0xc0 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ ldrhteq ip, [pc], r0 │ │ │ │ │ - sbceq r8, r2, r0, ror #4 │ │ │ │ │ + sbceq r8, r2, r8, lsr r2 │ │ │ │ │ sbceq r0, r2, r0, lsr r5 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ @ instruction: 0x01239301 │ │ │ │ │ @@ -2717591,45 +2717363,45 @@ │ │ │ │ │ blt 19fc8fc <__bss_end__@@Base+0x12ff24c> │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ sbceq r8, r3, r0, lsr #27 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ - adcseq r9, sl, r0, lsr r5 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ + adcseq r9, sl, r8, lsl #10 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ sbceq r0, r1, r0, lsr #2 │ │ │ │ │ sbceq r2, r0, r0, lsl #26 │ │ │ │ │ - sbceq lr, r0, r8 │ │ │ │ │ + ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ ldrshteq sl, [ip], r8 │ │ │ │ │ sbceq fp, r2, r8, ror #8 │ │ │ │ │ sbceq lr, r2, r0, lsr #2 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ adcseq fp, pc, r8, ror r3 @ │ │ │ │ │ - ldrhteq lr, [r3], r0 │ │ │ │ │ + ldrsbteq lr, [r3], r8 │ │ │ │ │ adcseq r0, r4, r0, lsr #17 │ │ │ │ │ strheq sl, [r1], #72 @ 0x48 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0116ffb8 │ │ │ │ │ sbceq r9, r3, r8, ror r3 │ │ │ │ │ ldrsbeq r0, [r7, -r8] │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ │ adcseq lr, r3, r0, lsr r5 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ sbceq ip, r0, r0, lsl #1 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ @ instruction: 0x011704d8 │ │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ │ @@ -2717644,15 +2717416,15 @@ │ │ │ │ │ sbceq pc, r0, r8, asr r5 @ │ │ │ │ │ sbceq r5, r2, r0, ror #29 │ │ │ │ │ @ instruction: 0x01170790 │ │ │ │ │ sbceq ip, r1, r8, ror #23 │ │ │ │ │ @ instruction: 0x011707f8 │ │ │ │ │ sbceq ip, r1, r8, asr #22 │ │ │ │ │ @ instruction: 0x012fd300 │ │ │ │ │ - strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ sbceq r3, r1, r8, ror #13 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ │ tsteq r7, r0, lsr #19 │ │ │ │ │ @ instruction: 0x011709d8 │ │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ │ @@ -2717737,15 +2717509,15 @@ │ │ │ │ │ sbceq r9, r1, r0, asr #8 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ strdeq r8, [r3], #208 @ 0xd0 │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ │ @ instruction: 0x0123c9e9 │ │ │ │ │ @ instruction: 0x0123d729 │ │ │ │ │ smlawbeq r3, sp, r9, ip │ │ │ │ │ ldrdeq sp, [r3, -r9]! │ │ │ │ │ @ instruction: 0x0123d715 │ │ │ │ │ @ instruction: 0x0123d701 │ │ │ │ │ @@ -2742673,15 +2742445,15 @@ │ │ │ │ │ @ instruction: 0x0117a2f0 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ smulleq r1, r2, r8, fp │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq r0, r2, r8, ror #8 │ │ │ │ │ sbceq r2, r2, r8, asr #12 │ │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ │ sbceq fp, r2, r8, ror #28 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @@ -2742756,15 +2742528,15 @@ │ │ │ │ │ sbceq r9, r3, r8, lsl r4 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ ldrdeq ip, [r2], #160 @ 0xa0 │ │ │ │ │ sbceq sl, r2, r0, lsl #26 │ │ │ │ │ sbceq fp, r1, r8, lsl r9 │ │ │ │ │ adcseq r0, r4, r0, ror #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl #16 │ │ │ │ │ + sbceq lr, r1, r8, ror r8 │ │ │ │ │ strheq lr, [r2], #32 │ │ │ │ │ adcseq lr, r3, r8, asr r0 │ │ │ │ │ ldrdeq r2, [r2], #0 │ │ │ │ │ sbceq r3, r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x0117b990 │ │ │ │ │ sbceq r6, r2, r8, lsl lr │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ @@ -2742804,29 +2742576,29 @@ │ │ │ │ │ tsteq r7, r8, lsr #18 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ adcseq r9, sl, r0, ror #24 │ │ │ │ │ smulleq r3, r0, r8, fp │ │ │ │ │ sbceq r9, r1, r0, asr r3 │ │ │ │ │ rscseq r8, r9, r8, ror #18 │ │ │ │ │ ldrhteq pc, [r3], r0 @ │ │ │ │ │ - adcseq r7, r3, r0, asr #23 │ │ │ │ │ + adcseq r7, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0117dab0 │ │ │ │ │ @ instruction: 0x0117dbb8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ strdeq r9, [r3], #8 │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ tsteq r7, r8, ror #25 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq r3, r2, r0, lsl r7 │ │ │ │ │ adcseq sl, pc, r0, ror #24 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ adcseq r4, pc, r8 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ tsteq r7, r8, lsr r0 @ │ │ │ │ │ tsteq r7, r0, ror r0 @ │ │ │ │ │ sbceq r2, r1, r0, lsl r7 │ │ │ │ │ tsteq r7, r0, asr #3 @ │ │ │ │ │ @ instruction: 0x0117f1f8 │ │ │ │ │ @@ -2742846,15 +2742618,15 @@ │ │ │ │ │ tsteq r8, r8, asr r6 │ │ │ │ │ @ instruction: 0x011837d8 │ │ │ │ │ tsteq r8, r0, lsl r8 │ │ │ │ │ tsteq r8, r8, ror r9 │ │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ │ @ instruction: 0x01183cb0 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #1 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ sbceq lr, r2, r8, lsr #16 │ │ │ │ │ tsteq r8, r0, asr r1 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ @@ -2742880,15 +2742652,15 @@ │ │ │ │ │ @ instruction: 0x012fd850 │ │ │ │ │ @ instruction: 0x012fd878 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ adcseq sl, ip, r8, lsl #25 │ │ │ │ │ @ instruction: 0x01184a90 │ │ │ │ │ sbceq r4, r0, r8, ror #8 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ sbceq r9, r0, r8, lsr r7 │ │ │ │ │ adcseq lr, pc, r0, lsr #2 │ │ │ │ │ tsteq sp, r0, lsl #26 │ │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ │ tsteq r8, r0, ror #4 │ │ │ │ │ @@ -2742952,15 +2742724,15 @@ │ │ │ │ │ adcseq r1, ip, r0, asr #15 │ │ │ │ │ adcseq r1, ip, r0, asr #29 │ │ │ │ │ adcseq r1, ip, r8, asr #30 │ │ │ │ │ adcseq r2, ip, r8, ror #1 │ │ │ │ │ adcseq r2, ip, r0, ror #11 │ │ │ │ │ adcseq r6, ip, r8, lsr #22 │ │ │ │ │ umlalseq r6, ip, r8, fp │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ adcseq r8, sp, r8, ror #3 │ │ │ │ │ sbceq r8, r2, r0, asr #23 │ │ │ │ │ tsteq r3, r8, asr #7 │ │ │ │ │ adcseq fp, sp, r8, ror #1 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ sbceq r2, r3, r8, ror r3 │ │ │ │ │ tsteq r3, r0, ror #19 │ │ │ │ │ @@ -2743015,15 +2742787,15 @@ │ │ │ │ │ rscseq r3, fp, r8, lsr #23 │ │ │ │ │ sbceq r9, r3, r0, asr #28 │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ ldrsbteq r3, [fp], #184 @ 0xb8 │ │ │ │ │ rscseq r3, fp, r8, lsl #24 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ - sbceq r4, r2, r8, asr sl │ │ │ │ │ + sbceq r4, r2, r0, lsl #21 │ │ │ │ │ umlalseq r1, r4, r8, r6 │ │ │ │ │ sbceq r3, r2, r8, lsl #15 │ │ │ │ │ sbceq pc, r2, r8, lsl #25 │ │ │ │ │ tsteq r3, r8, lsr ip │ │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ │ ldrsbteq lr, [sp], r8 │ │ │ │ │ ldrdeq r6, [r3], #240 @ 0xf0 │ │ │ │ │ @@ -2743057,15 +2742829,15 @@ │ │ │ │ │ sbceq r2, r0, r0, lsr pc │ │ │ │ │ umlalseq pc, sp, r8, r2 @ │ │ │ │ │ adcseq pc, sp, r0, lsr #7 │ │ │ │ │ adcseq pc, sp, r8, lsl #10 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ adcseq pc, sp, r8, lsl #13 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ ldrshteq pc, [sp], r0 @ │ │ │ │ │ adcseq pc, sp, r8, lsr #14 │ │ │ │ │ adcseq r8, r3, r8, lsr #21 │ │ │ │ │ adcseq pc, sp, r0, ror lr @ │ │ │ │ │ adcseq r0, lr, r8, lsl #2 │ │ │ │ │ adcseq r0, lr, r0, asr r1 │ │ │ │ │ umlalseq r0, lr, r0, r1 │ │ │ │ │ @@ -2743113,26 +2742885,26 @@ │ │ │ │ │ ldrdeq pc, [r1], #0 │ │ │ │ │ rscseq r8, r9, r0, ror #24 │ │ │ │ │ ldrhteq r4, [fp], #24 │ │ │ │ │ umlalseq r6, lr, r8, lr │ │ │ │ │ strdeq sl, [r2], #128 @ 0x80 │ │ │ │ │ rscseq r4, fp, r8, ror #3 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ - sbceq r1, r2, r0, ror r1 │ │ │ │ │ + smulleq r1, r2, r8, r1 │ │ │ │ │ strheq r9, [r3], #232 @ 0xe8 │ │ │ │ │ rscseq r4, fp, r0, lsl #4 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ sbceq r5, r0, r0, ror #4 │ │ │ │ │ strdeq r7, [r2], #128 @ 0x80 │ │ │ │ │ ldrdeq r2, [r2], #40 @ 0x28 │ │ │ │ │ rscseq r4, fp, r8, lsl r2 │ │ │ │ │ adcseq r7, lr, r8, ror #3 │ │ │ │ │ sbceq lr, r2, r8, lsl #5 │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ rscseq r4, fp, r0, lsl #7 │ │ │ │ │ adcseq r9, r9, r8, asr #27 │ │ │ │ │ sbceq r6, r3, r8, ror sp │ │ │ │ │ sbcseq lr, r4, r8, lsr #1 │ │ │ │ │ adcseq r0, r4, r0, lsl #16 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ @@ -2743151,23 +2742923,23 @@ │ │ │ │ │ adcseq r7, lr, r8, lsl #25 │ │ │ │ │ sbceq sl, r2, r8, asr #17 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ sbceq sl, r3, r0, lsl #26 │ │ │ │ │ rscseq r8, r9, r0, lsr r5 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ rscseq r4, fp, r8, ror #9 │ │ │ │ │ - ldrdeq r9, [r2], #0 │ │ │ │ │ + sbceq r9, r2, r8, lsr #1 │ │ │ │ │ rscseq r4, fp, r0, lsr r5 │ │ │ │ │ adcseq r8, lr, r0, ror r3 │ │ │ │ │ sbceq r6, r2, r0, ror #24 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ rscseq r4, fp, r0, ror #10 │ │ │ │ │ ldrsbteq r4, [fp], #88 @ 0x58 │ │ │ │ │ sbceq r6, r0, r8, ror #18 │ │ │ │ │ - sbceq lr, r1, r0, ror r6 │ │ │ │ │ + sbceq lr, r1, r0, asr #13 │ │ │ │ │ rscseq r4, fp, r8, lsl #12 │ │ │ │ │ ldrshteq r4, [fp], #104 @ 0x68 │ │ │ │ │ adcseq r8, lr, r8, lsl #11 │ │ │ │ │ sbceq sp, r2, r8, asr #22 │ │ │ │ │ rscseq r4, fp, r8, lsr #14 │ │ │ │ │ rscseq r4, fp, r0, lsr #15 │ │ │ │ │ ldrshteq r8, [lr], r0 │ │ │ │ │ @@ -2743178,15 +2742950,15 @@ │ │ │ │ │ rscseq r4, fp, r8, asr #16 │ │ │ │ │ rscseq r4, fp, r0, ror #16 │ │ │ │ │ adcseq r8, lr, r8, ror #25 │ │ │ │ │ adcseq r8, lr, r8, lsr #26 │ │ │ │ │ sbceq ip, r2, r0, lsl #31 │ │ │ │ │ rscseq r4, fp, r8, ror r8 │ │ │ │ │ rscseq r4, fp, r8, lsr #17 │ │ │ │ │ - sbceq r7, r2, r8, asr #7 │ │ │ │ │ + strdeq r7, [r2], #48 @ 0x30 │ │ │ │ │ rscseq r4, fp, r0, asr #17 │ │ │ │ │ rscseq r4, fp, r0, asr r9 │ │ │ │ │ adcseq r8, lr, r8, lsr #30 │ │ │ │ │ adcseq r8, lr, r0, ror pc │ │ │ │ │ adcseq r8, lr, r8, lsr #31 │ │ │ │ │ adcseq r9, lr, r8, asr #32 │ │ │ │ │ adcseq r9, lr, r0, ror #19 │ │ │ │ │ @@ -2755880,30 +2755652,30 @@ │ │ │ │ │ strheq r5, [r0], #32 │ │ │ │ │ rscseq r8, r9, r8, lsl r9 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ ldrhteq pc, [r3], r0 @ │ │ │ │ │ sbceq pc, r2, r0, lsr r0 @ │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r5, sl, r8, lsl #21 │ │ │ │ │ - sbceq r7, r0, r0, lsr pc │ │ │ │ │ + sbceq r7, r0, r0, lsl #31 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ rscseq sl, fp, r8, asr #28 │ │ │ │ │ rscseq sl, fp, r0, ror #28 │ │ │ │ │ ldrdeq r3, [ip, -r0] │ │ │ │ │ tsteq ip, r0, lsr sp │ │ │ │ │ adcseq r2, r4, r8, asr #17 │ │ │ │ │ tsteq ip, r0, lsl r1 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r3, r0, r8, asr #7 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ ldrshteq sl, [ip], r8 │ │ │ │ │ umlalseq sl, sp, r0, lr │ │ │ │ │ - sbceq lr, r0, r8 │ │ │ │ │ + ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq r2, r1, r8, lsl #30 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ umlalseq r4, pc, r0, lr @ │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ @ instruction: 0x010c43b0 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x0115c7b0 │ │ │ │ │ @@ -2755920,26 +2755692,26 @@ │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ smulleq r9, r3, r0, r4 │ │ │ │ │ sbceq r9, r3, r8, lsl r4 │ │ │ │ │ sbceq r9, r3, r0, lsr r5 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq r8, r3, r0, ror fp │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ ldrshteq sl, [fp], #224 @ 0xe0 │ │ │ │ │ adcseq r4, pc, r0, lsr pc @ │ │ │ │ │ - adcseq pc, r3, r0, lsl #6 │ │ │ │ │ + adcseq pc, r3, r8, lsr #6 │ │ │ │ │ ldrsbteq r0, [r4], r8 │ │ │ │ │ sbceq r6, r1, r8, lsl r4 │ │ │ │ │ adcseq lr, r3, r0, lsl #1 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ - sbceq r0, r2, r0, asr sp │ │ │ │ │ + sbceq r0, r2, r0, lsr #27 │ │ │ │ │ smulleq r8, r3, r8, fp │ │ │ │ │ sbceq ip, r0, r0, asr #18 │ │ │ │ │ sbceq r5, r1, r8, lsr r2 │ │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ @ instruction: 0x010c4bb8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ @@ -2755991,21 +2755763,21 @@ │ │ │ │ │ sbceq r0, r3, r8, asr sl │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ sbceq r9, r3, r8, asr r5 │ │ │ │ │ sbceq r9, r3, r0, lsl #11 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ smlatbeq ip, r8, fp, r6 │ │ │ │ │ smlabbeq ip, r0, ip, r6 │ │ │ │ │ sbceq ip, r0, r0, ror fp │ │ │ │ │ sbceq lr, r2, r8, lsr r7 │ │ │ │ │ smulleq sp, r1, r8, r1 │ │ │ │ │ - adcseq fp, pc, r0, ror r1 @ │ │ │ │ │ + umlalseq fp, pc, r8, r1 @ │ │ │ │ │ sbceq sp, r1, r8, lsr #1 │ │ │ │ │ sbceq r5, r1, r8, asr #22 │ │ │ │ │ ldrdeq r5, [r1], #40 @ 0x28 │ │ │ │ │ sbceq r9, r1, r0, asr #8 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbceq fp, r1, r8, lsl r4 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ @@ -2756013,22 +2755785,22 @@ │ │ │ │ │ sbceq sp, r1, r8, asr r0 │ │ │ │ │ sbceq lr, r2, r0, lsr #2 │ │ │ │ │ adcseq r0, r4, r0, lsr #17 │ │ │ │ │ sbceq fp, r2, r8, ror #8 │ │ │ │ │ strheq sl, [r1], #72 @ 0x48 │ │ │ │ │ sbceq r3, r1, r0, lsr sl │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ sbceq r0, r1, r0, lsr #2 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ sbceq r2, r0, r0, lsl #26 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ sbceq fp, r2, r0, lsl #31 │ │ │ │ │ ldrdeq r7, [ip, -r8] │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ │ strdeq r4, [r1], #128 @ 0x80 │ │ │ │ │ sbceq r1, r0, r0, asr r3 │ │ │ │ │ sbceq r5, r2, r0, ror #29 │ │ │ │ │ @@ -2756038,15 +2755810,15 @@ │ │ │ │ │ tsteq r5, r0, lsr #12 │ │ │ │ │ tsteq ip, r0, lsl r9 │ │ │ │ │ @ instruction: 0x0115ce90 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ sbceq fp, r1, r0, lsl #26 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ - ldrdeq ip, [r2], #240 @ 0xf0 │ │ │ │ │ + sbceq sp, r2, r0, lsl #1 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ sbceq fp, r2, r8, asr #27 │ │ │ │ │ ldrdeq sl, [r2], #120 @ 0x78 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ sbcseq sl, r4, r8, lsr ip │ │ │ │ │ @@ -2756054,19 +2755826,19 @@ │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ umlalseq sl, r3, r8, r1 │ │ │ │ │ tsteq ip, r8, asr #32 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ - smulleq pc, r1, r0, r4 @ │ │ │ │ │ + sbceq pc, r1, r8, ror #8 │ │ │ │ │ ldrdeq sp, [r0], #120 @ 0x78 │ │ │ │ │ sbceq ip, r2, r0, lsr #22 │ │ │ │ │ ldrshteq r5, [fp], #128 @ 0x80 │ │ │ │ │ - sbceq r5, r2, r8, lsr #1 │ │ │ │ │ + sbceq r5, r2, r8, asr #2 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ strheq fp, [r1], #192 @ 0xc0 │ │ │ │ │ adcseq sp, pc, r8, lsl r4 @ │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ smlatteq ip, r0, r3, r9 │ │ │ │ │ tsteq ip, r0, lsr r4 │ │ │ │ │ rscseq r5, fp, r8, lsr #11 │ │ │ │ │ @@ -2756074,15 +2755846,15 @@ │ │ │ │ │ sbceq pc, r0, r8, asr r5 @ │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ smulleq ip, r1, r0, r9 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ strdeq pc, [r0], #88 @ 0x58 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ strdeq r5, [r1], #208 @ 0xd0 │ │ │ │ │ tsteq ip, r8, asr r9 │ │ │ │ │ @ instruction: 0x010c9990 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq r5, r1, r8, lsr #6 │ │ │ │ │ @@ -2756105,26 +2755877,26 @@ │ │ │ │ │ smulleq sp, r0, r0, r4 │ │ │ │ │ sbceq sp, r0, r8, ror r8 │ │ │ │ │ sbceq r4, r1, r8, lsl #25 │ │ │ │ │ adcseq r4, pc, r8, lsr ip @ │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ tsteq ip, r8, lsr #24 │ │ │ │ │ - adcseq sl, sp, r8, lsl #20 │ │ │ │ │ + adcseq sl, sp, r0, lsr sl │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ sbceq ip, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x010cafb0 │ │ │ │ │ smlatteq ip, r8, pc, sl @ │ │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ │ swpeq fp, r8, [ip] │ │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ │ tsteq ip, r8, lsl r1 │ │ │ │ │ - adcseq sl, sp, r8, lsl #15 │ │ │ │ │ + adcseq sl, sp, r0, ror #14 │ │ │ │ │ tsteq ip, r0, lsl r2 │ │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ │ smlabteq ip, r8, r2, fp │ │ │ │ │ tsteq ip, r8, lsr r3 │ │ │ │ │ adcseq r2, r4, r8, ror #18 │ │ │ │ │ smlatteq ip, r0, r4, fp │ │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ │ @@ -2756147,22 +2755919,22 @@ │ │ │ │ │ sbceq lr, r0, r0, lsr #7 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ sbceq r8, r3, r8, lsr #31 │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ ldrdeq r8, [r3], #240 @ 0xf0 │ │ │ │ │ adcseq r9, fp, r8, ror #3 │ │ │ │ │ - sbceq r6, r2, r8, asr r5 │ │ │ │ │ + sbceq r6, r2, r0, lsl #11 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ sbceq sp, r2, r8, ror r3 │ │ │ │ │ - ldrhteq r9, [pc], r8 │ │ │ │ │ + umlalseq r9, pc, r0, lr @ │ │ │ │ │ adcseq pc, pc, r8, asr r5 @ │ │ │ │ │ sbceq ip, r0, r0, asr sp │ │ │ │ │ smlatteq ip, r0, r5, ip │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ strheq sp, [r2], #72 @ 0x48 │ │ │ │ │ adcseq fp, pc, r8, asr #22 │ │ │ │ │ sbceq r5, r3, r8, lsr r7 │ │ │ │ │ @@ -2771000,15 +2770772,15 @@ │ │ │ │ │ smlawbeq r6, r9, r0, sl │ │ │ │ │ smlawteq r6, r1, r0, sl │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq r2, r2, r8, asr #12 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ - sbceq lr, r1, r0, lsl #16 │ │ │ │ │ + sbceq lr, r1, r8, ror r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011a29b8 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ adcseq r0, r4, r8, lsl r9 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ ldrsbteq r2, [r4], r8 │ │ │ │ │ adcseq r1, r4, r0, ror #29 │ │ │ │ │ @@ -2771020,15 +2770792,15 @@ │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ ldrsbteq r8, [r9], #200 @ 0xc8 │ │ │ │ │ tsteq sl, r8, lsl #25 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ rscseq r8, r9, r8, lsr #6 │ │ │ │ │ rscseq r8, r9, r0, asr r3 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ strdeq ip, [r2], #48 @ 0x30 │ │ │ │ │ ldrdeq sp, [r1], #0 │ │ │ │ │ adcseq lr, r3, r8, lsr #1 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ adcseq r1, r4, r0, lsl #21 │ │ │ │ │ sbceq r1, r0, r8, lsr #1 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ @@ -2771125,15 +2770897,15 @@ │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ tsteq ip, r8, asr #27 │ │ │ │ │ @ instruction: 0x011ccdf0 │ │ │ │ │ sbceq sl, r2, r8, ror r3 │ │ │ │ │ sbceq r2, r2, r0, ror #9 │ │ │ │ │ smulleq sp, r1, r0, r9 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ sbceq r3, r2, r8 │ │ │ │ │ sbceq r4, r1, r0, lsl ip │ │ │ │ │ sbceq sl, r3, r0, ror r6 │ │ │ │ │ smlatbeq sp, r8, lr, ip │ │ │ │ │ @@ -2779594,15 +2779366,15 @@ │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ sbceq r8, r1, r0, lsr #27 │ │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ rscseq pc, sl, r0, ror fp @ │ │ │ │ │ sbceq sl, r1, r0, lsr r5 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ - sbceq fp, r1, r0, asr #23 │ │ │ │ │ + sbceq fp, r1, r8, ror #23 │ │ │ │ │ sbceq r3, r0, r0, ror #4 │ │ │ │ │ sbceq r3, r0, r8, lsl r9 │ │ │ │ │ sbceq pc, r0, r8, ror #3 │ │ │ │ │ adcseq r4, pc, r0, lsr pc @ │ │ │ │ │ tsteq lr, r8, asr r7 │ │ │ │ │ ldrdeq r3, [r1], #40 @ 0x28 │ │ │ │ │ sbceq r7, r3, r0, ror #4 │ │ │ │ │ @@ -2779642,19 +2779414,19 @@ │ │ │ │ │ @ instruction: 0x010eb2b8 │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ │ @ instruction: 0x010eb398 │ │ │ │ │ ldrdeq fp, [lr, -r0] │ │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ │ - umlalseq r1, r4, r8, r1 │ │ │ │ │ + adcseq r1, r4, r0, ror r1 │ │ │ │ │ smlatbeq lr, r0, r4, fp │ │ │ │ │ ldrdeq fp, [lr, -r8] │ │ │ │ │ ldrhteq r1, [r4], r0 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ │ @ instruction: 0x010eb5b8 │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ │ smlabbeq lr, r0, r6, fp │ │ │ │ │ smlabteq lr, r8, r6, fp │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ @@ -2779667,21 +2779439,21 @@ │ │ │ │ │ ldrdeq fp, [lr, -r0] │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ │ tsteq lr, r0, ror r9 │ │ │ │ │ @ instruction: 0x010eb9b8 │ │ │ │ │ sbceq r2, r2, r8, lsl r9 │ │ │ │ │ sbceq r5, r0, r0, lsr sl │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ strheq r2, [r2], #232 @ 0xe8 │ │ │ │ │ sbceq r3, r1, r8, lsl #5 │ │ │ │ │ sbceq fp, r1, r0, lsr #17 │ │ │ │ │ smulleq fp, r0, r8, r1 │ │ │ │ │ tsteq lr, r0, asr fp │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ │ smlabbeq lr, r0, ip, fp │ │ │ │ │ @ instruction: 0x010ebcb8 │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ │ @@ -2779691,21 +2779463,21 @@ │ │ │ │ │ tsteq lr, r0, lsl pc │ │ │ │ │ tsteq lr, r8, asr #30 │ │ │ │ │ smlabbeq lr, r0, pc, fp @ │ │ │ │ │ @ instruction: 0x010ebfb8 │ │ │ │ │ strdeq fp, [lr, -r0] │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ sbceq r9, r3, r8, lsl #25 │ │ │ │ │ @ instruction: 0x011e1cb0 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ - sbceq sl, r0, r0, ror #24 │ │ │ │ │ + sbceq sl, r0, r8, lsr ip │ │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ │ smlabbeq lr, r0, r5, ip │ │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ │ @ instruction: 0x010ec690 │ │ │ │ │ smlabteq lr, r8, r6, ip │ │ │ │ │ @@ -2779811,43 +2779583,43 @@ │ │ │ │ │ sbceq sp, r2, r8, ror r3 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ sbceq fp, r0, r8, asr r0 │ │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ │ - ldrdeq r3, [r1], #160 @ 0xa0 │ │ │ │ │ + sbceq r3, r1, r8, lsr #21 │ │ │ │ │ rscseq r8, sl, r8, lsl #21 │ │ │ │ │ @ instruction: 0x010eea90 │ │ │ │ │ sbceq lr, r0, r8, ror #23 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ ldrdeq pc, [lr, -r0] │ │ │ │ │ sbceq r1, r0, r8, asr pc │ │ │ │ │ tsteq lr, r8, asr r6 @ │ │ │ │ │ sbceq lr, r2, r0, lsr #2 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ sbceq fp, r2, r8, ror #8 │ │ │ │ │ ldrshteq sl, [ip], r8 │ │ │ │ │ tsteq lr, r0, ror r7 @ │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ tsteq lr, r0, ror #16 @ │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ sbceq r0, r1, r0, lsr #2 │ │ │ │ │ sbceq r2, r0, r0, lsl #26 │ │ │ │ │ - sbceq lr, r0, r8 │ │ │ │ │ + ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq ip, r1, r0, asr #3 │ │ │ │ │ tsteq lr, r8, lsr sl @ │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ sbceq ip, r1, r8, lsl #25 │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ sbceq ip, r1, r0, ror #19 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ adcseq sl, ip, r0, ror r6 │ │ │ │ │ tsteq lr, r0, lsr lr @ │ │ │ │ │ @ instruction: 0x010efeb8 │ │ │ │ │ adcseq fp, pc, r8, ror r3 @ │ │ │ │ │ sbceq pc, r0, r8, asr r5 @ │ │ │ │ │ smlatbeq lr, r8, pc, pc @ │ │ │ │ │ @@ -2812257,89 +2812029,89 @@ │ │ │ │ │ stmialt lr!, {r0, ip, sp, lr, pc}^ │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ strdeq r1, [r0], #208 @ 0xd0 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ adcseq sl, pc, r8, lsl #10 │ │ │ │ │ smulleq r7, r3, r8, r1 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ adcseq r8, pc, r8, lsl #30 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ @ instruction: 0x010ffeb0 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ umlalseq r4, pc, r0, lr @ │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ ldrshteq lr, [pc], r0 │ │ │ │ │ umlalseq r8, pc, r0, lr @ │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ sbceq r1, r2, r8, lsl #30 │ │ │ │ │ sbceq r2, r3, r0, lsl r7 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ - adcseq r9, sl, r8, lsr #11 │ │ │ │ │ - strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + adcseq r9, sl, r0, lsl #11 │ │ │ │ │ + ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ - adcseq r9, sl, r8, ror #8 │ │ │ │ │ + umlalseq r9, sl, r0, r4 │ │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ sbcseq r2, r4, r0, ror #14 │ │ │ │ │ @ instruction: 0x01100fb0 │ │ │ │ │ - sbceq r1, r2, r8, asr #12 │ │ │ │ │ + sbceq r1, r2, r0, ror r6 │ │ │ │ │ adcseq r9, sl, r8, asr pc │ │ │ │ │ ldrhteq sl, [sp], r8 │ │ │ │ │ - adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ + adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ adcseq fp, pc, r0, lsr #7 │ │ │ │ │ adcseq sl, pc, r0, asr #28 │ │ │ │ │ @ instruction: 0x011e5698 │ │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ umlalseq sl, sp, r0, lr │ │ │ │ │ adcseq r8, pc, r8, lsr #11 │ │ │ │ │ @ instruction: 0x01101790 │ │ │ │ │ sbceq sp, r0, r8, asr #22 │ │ │ │ │ adcseq r9, pc, r0, lsr #27 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ sbceq r5, r1, r0, lsl #21 │ │ │ │ │ - adcseq ip, pc, r0, ror fp @ │ │ │ │ │ + adcseq ip, pc, r0, asr #23 │ │ │ │ │ sbceq pc, r0, r8, asr #7 │ │ │ │ │ - adcseq r9, pc, r0, lsr #22 │ │ │ │ │ - sbceq sp, r2, r8, lsr #26 │ │ │ │ │ + ldrshteq r9, [pc], r8 │ │ │ │ │ + sbceq sp, r2, r0, asr sp │ │ │ │ │ sbceq pc, r1, r0, lsr #22 │ │ │ │ │ sbceq r0, r0, r0, ror fp │ │ │ │ │ tsteq lr, r0, asr #13 │ │ │ │ │ adcseq r8, pc, r8, lsr r7 @ │ │ │ │ │ sbceq r5, r1, r0, asr #23 │ │ │ │ │ adcseq r8, pc, r0, ror #9 │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ ldrsbteq r9, [pc], r0 │ │ │ │ │ ldrsbteq sl, [pc], r0 │ │ │ │ │ - adcseq r9, pc, r0, asr #3 │ │ │ │ │ + umlalseq r9, pc, r8, r1 @ │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ addeq r5, r0, r8, lsr #11 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ sbcseq sl, r4, r8, ror #8 │ │ │ │ │ sbceq r1, r1, r8, asr #7 │ │ │ │ │ ldrdeq r0, [r0], #200 @ 0xc8 │ │ │ │ │ @@ -2812347,31 +2812119,31 @@ │ │ │ │ │ sbceq r3, r1, r0, lsr #12 │ │ │ │ │ @ instruction: 0x01102fd8 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ sbceq fp, r2, r0, lsr #12 │ │ │ │ │ strdeq r2, [r0], #208 @ 0xd0 │ │ │ │ │ adcseq fp, pc, r0, ror #19 │ │ │ │ │ adcseq sp, pc, r0, lsl #1 │ │ │ │ │ - adcseq sl, ip, r8, lsl #15 │ │ │ │ │ + adcseq sl, ip, r0, ror #14 │ │ │ │ │ sbceq r2, r0, r8, lsl #25 │ │ │ │ │ @ instruction: 0x011e55d0 │ │ │ │ │ sbcseq r2, r4, r0, lsl r7 │ │ │ │ │ sbceq r4, r1, r8, ror r3 │ │ │ │ │ strdeq r1, [r0], #88 @ 0x58 │ │ │ │ │ sbceq r2, r1, r8, lsl r4 │ │ │ │ │ ldrsbteq r9, [fp], r8 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ adcseq r9, fp, r0, lsr #12 │ │ │ │ │ sbceq pc, r0, r8, lsl r4 @ │ │ │ │ │ sbceq r3, r1, r8, asr #7 │ │ │ │ │ sbceq r5, r1, r0, lsl #26 │ │ │ │ │ - adcseq sp, pc, r8, ror #23 │ │ │ │ │ - sbceq r1, r0, r8, lsl r4 │ │ │ │ │ + adcseq sp, pc, r0, asr #23 │ │ │ │ │ + sbceq r1, r0, r0, asr #8 │ │ │ │ │ ldrdeq r5, [r2], #120 @ 0x78 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x01107ad0 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ adcseq fp, pc, r0, asr #13 │ │ │ │ │ sbceq r1, r2, r8, lsl #10 │ │ │ │ │ sbcseq r2, r4, r8, ror #13 │ │ │ │ │ @@ -2812388,46 +2812160,46 @@ │ │ │ │ │ adcseq sl, sp, r8, asr r5 │ │ │ │ │ ldrshteq r8, [pc], r8 │ │ │ │ │ sbcseq r2, r4, r8, lsl #15 │ │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ │ smulleq r3, r1, r0, lr │ │ │ │ │ sbceq r4, r1, r0, lsl #26 │ │ │ │ │ sbceq r9, r2, r8, asr #17 │ │ │ │ │ - sbceq lr, r1, r8, lsl r9 │ │ │ │ │ - sbceq lr, r1, r8, asr #17 │ │ │ │ │ + sbceq lr, r1, r0, asr #18 │ │ │ │ │ + strdeq lr, [r1], #128 @ 0x80 │ │ │ │ │ sbceq r2, r2, r8, asr r0 │ │ │ │ │ sbceq r4, r1, r8, lsl #30 │ │ │ │ │ strdeq lr, [r2], #48 @ 0x30 │ │ │ │ │ rscseq r8, r9, r0, asr #3 │ │ │ │ │ sbceq r1, r2, r0, lsl #11 │ │ │ │ │ sbceq ip, r2, r8, ror #28 │ │ │ │ │ - sbceq r6, r2, r8, lsr #6 │ │ │ │ │ + sbceq r6, r2, r0, asr r3 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ sbceq ip, r2, r0, lsl r2 │ │ │ │ │ sbceq r0, r2, r8, asr #17 │ │ │ │ │ @ instruction: 0x01107bf0 │ │ │ │ │ sbceq r5, r1, r8, ror r3 │ │ │ │ │ sbceq r4, r3, r0, asr #3 │ │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ │ sbceq r5, r2, r0, lsl r2 │ │ │ │ │ sbceq r8, r2, r8, asr r5 │ │ │ │ │ smulleq sl, r2, r8, fp │ │ │ │ │ - ldrhteq r8, [pc], r8 │ │ │ │ │ + adcseq r8, pc, r0, ror #19 │ │ │ │ │ sbceq r5, r2, r0, lsr #22 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ sbceq r4, r2, r0, ror #19 │ │ │ │ │ smulleq lr, r2, r8, r6 │ │ │ │ │ sbceq sp, r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0x01106f90 │ │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ │ - sbceq r5, r2, r8, asr r5 │ │ │ │ │ + sbceq r5, r2, r0, lsl #11 │ │ │ │ │ adcseq r0, r4, r8, ror r8 │ │ │ │ │ sbceq r2, r2, r8, lsr #6 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ │ tsteq r0, r8, ror #7 │ │ │ │ │ tsteq r0, r0, lsl #9 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ @@ -2812460,17 +2812232,17 @@ │ │ │ │ │ tsteq r0, r0, ror #3 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ adcseq fp, pc, r8, ror r3 @ │ │ │ │ │ - sbceq r1, r2, r0, lsl #6 │ │ │ │ │ + sbceq r1, r2, r8, lsr #6 │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ - sbceq fp, r2, r8, ror #18 │ │ │ │ │ + smulleq fp, r2, r0, r9 │ │ │ │ │ sbceq r5, r2, r8, asr #27 │ │ │ │ │ sbceq fp, r2, r0, asr r8 │ │ │ │ │ strdeq r8, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq r9, pc, r0, asr #13 │ │ │ │ │ @ instruction: 0x01107ed8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ @@ -2812479,23 +2812251,23 @@ │ │ │ │ │ @ instruction: 0x011098f8 │ │ │ │ │ sbceq fp, r2, r8, lsr #31 │ │ │ │ │ tsteq r0, r8, ror r9 │ │ │ │ │ @ instruction: 0x01107ef0 │ │ │ │ │ smulleq r9, r2, r0, r9 │ │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ │ adcseq r9, sl, r8, lsr #26 │ │ │ │ │ - sbceq r5, r2, r0, asr #3 │ │ │ │ │ - adcseq ip, pc, r0, asr #28 │ │ │ │ │ + smulleq r5, r2, r8, r1 │ │ │ │ │ + adcseq ip, pc, r8, ror #28 │ │ │ │ │ tsteq r0, r0, lsl #31 │ │ │ │ │ sbcseq r2, r4, r8, lsr r7 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x01107f98 │ │ │ │ │ adcseq fp, pc, r8, asr #22 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ - sbceq r2, r2, r8, lsl #15 │ │ │ │ │ + strheq r2, [r2], #112 @ 0x70 │ │ │ │ │ adcseq r1, r4, r8, lsr #11 │ │ │ │ │ strdeq r9, [r2], #48 @ 0x30 │ │ │ │ │ @ instruction: 0x01107fb0 │ │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ │ tsteq r0, r8, asr #31 │ │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ │ tsteq r0, r0, ror #31 │ │ │ │ │ @@ -2812535,23 +2812307,23 @@ │ │ │ │ │ adcseq r4, pc, r0, lsr #17 │ │ │ │ │ sbceq lr, r2, r0, lsl #1 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ sbceq r5, r2, r0, asr r8 │ │ │ │ │ - sbceq sp, r2, r0, ror #29 │ │ │ │ │ + strheq sp, [r2], #232 @ 0xe8 │ │ │ │ │ tsteq r0, r8, lsr #30 │ │ │ │ │ @ instruction: 0x011101b8 │ │ │ │ │ @ instruction: 0x0110afb8 │ │ │ │ │ - sbceq r6, r2, r0, lsr sl │ │ │ │ │ + sbceq r6, r2, r8, asr sl │ │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011101d0 │ │ │ │ │ sbceq r5, r1, r0, asr r3 │ │ │ │ │ - ldrdeq r3, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq r3, r2, r0, lsl #6 │ │ │ │ │ tsteq lr, r0, ror fp │ │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ │ tsteq r0, r0, lsr #7 │ │ │ │ │ @ instruction: 0x0110b3d8 │ │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ @@ -2812596,15 +2812368,15 @@ │ │ │ │ │ sbceq r8, r0, r8, lsr #26 │ │ │ │ │ smulleq r1, r0, r8, r6 │ │ │ │ │ @ instruction: 0x0110fad8 │ │ │ │ │ @ instruction: 0x011e5cb0 │ │ │ │ │ tsteq lr, r0, lsl #11 │ │ │ │ │ ldrshteq sl, [sp], r8 │ │ │ │ │ adcseq sl, pc, r0, ror r1 @ │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ ldrshteq ip, [pc], r0 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ │ sbceq r7, r0, r8, asr r0 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ tsteq r0, r0, ror pc @ │ │ │ │ │ @@ -2812621,22 +2812393,22 @@ │ │ │ │ │ tsteq r1, r8, asr #10 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ sbceq ip, r2, r8, lsr #11 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ sbceq fp, r2, r0, lsl ip │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ - sbceq fp, r2, r0, asr #3 │ │ │ │ │ + sbceq fp, r2, r8, ror #3 │ │ │ │ │ sbceq ip, r2, r8, lsr #6 │ │ │ │ │ sbceq r7, r2, r8, lsl #30 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ @ instruction: 0x01110590 │ │ │ │ │ tsteq r1, r8, lsr #11 │ │ │ │ │ adcseq lr, pc, r0, lsr #2 │ │ │ │ │ - adcseq sp, pc, r8, lsl lr @ │ │ │ │ │ + ldrshteq sp, [pc], r0 │ │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ │ sbceq r9, r2, r0, asr #28 │ │ │ │ │ sbceq sp, r2, r8, lsr #6 │ │ │ │ │ sbceq r6, r3, r0, asr sp │ │ │ │ │ sbceq r9, r3, r0, ror r1 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r8, r3, r8, lsr #31 │ │ │ │ │ @@ -2812649,15 +2812421,15 @@ │ │ │ │ │ ldrdeq r1, [r3], #0 │ │ │ │ │ tsteq r1, r0, lsl #13 │ │ │ │ │ sbceq r2, r0, r8, asr #7 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq sp, r2, r8, ror r3 │ │ │ │ │ adcseq r1, r4, r8, lsl #5 │ │ │ │ │ - sbceq r8, r2, r8, lsl #10 │ │ │ │ │ + sbceq r8, r2, r0, lsr r5 │ │ │ │ │ sbceq r7, r2, r0, ror #29 │ │ │ │ │ ldrdeq fp, [r2], #160 @ 0xa0 │ │ │ │ │ sbceq pc, r1, r0, lsl r7 @ │ │ │ │ │ ldrdeq lr, [r1], #200 @ 0xc8 │ │ │ │ │ qsubeq sp, r8, pc @ │ │ │ │ │ @ instruction: 0x011133b8 │ │ │ │ │ sbceq r3, r0, r8, lsl r9 │ │ │ │ │ @@ -2812672,15 +2812444,15 @@ │ │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ │ tsteq r1, r0, ror r7 │ │ │ │ │ ldrsbteq sl, [sp], r8 │ │ │ │ │ adcseq fp, pc, r0, lsr r5 @ │ │ │ │ │ sbceq sp, r0, r0, lsr sl │ │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ │ smulleq r3, r1, r0, r4 │ │ │ │ │ - sbceq r7, r2, r8, lsl #5 │ │ │ │ │ + strheq r7, [r2], #32 │ │ │ │ │ sbceq lr, r1, r8, lsl #10 │ │ │ │ │ sbceq r7, r2, r0, asr #18 │ │ │ │ │ sbceq r2, r2, r0, lsl #21 │ │ │ │ │ ldrdeq r6, [r2], #240 @ 0xf0 │ │ │ │ │ strheq r4, [r2], #72 @ 0x48 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ adcseq r1, r4, r0, lsl #6 │ │ │ │ │ @@ -2812690,41 +2812462,41 @@ │ │ │ │ │ @ instruction: 0x01113ef8 │ │ │ │ │ sbceq r0, r1, r0, ror r6 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ sbceq r2, r1, r0, ror r1 │ │ │ │ │ sbceq r7, r3, r8, lsl #5 │ │ │ │ │ ldrdeq r0, [r2], #80 @ 0x50 │ │ │ │ │ adcseq r4, pc, r8, asr #12 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ @ instruction: 0x012fd120 │ │ │ │ │ @ instruction: 0x012fd148 │ │ │ │ │ sbceq r3, r2, r8, ror #18 │ │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ │ smulleq ip, r0, r8, r6 │ │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ │ sbceq r1, r3, r8, lsr #16 │ │ │ │ │ sbceq fp, r0, r0, lsl #21 │ │ │ │ │ @ instruction: 0x012fd170 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ sbceq lr, r0, r0, asr #23 │ │ │ │ │ @ instruction: 0x01115590 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ │ sbceq ip, r0, r8, ror #18 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ adcseq sl, sp, r8 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ │ @ instruction: 0x012fd198 │ │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ smlawteq pc, r0, r1, sp @ │ │ │ │ │ - sbceq r1, r0, r0, asr #23 │ │ │ │ │ + smulleq r1, r0, r8, fp │ │ │ │ │ @ instruction: 0x012fd1e8 │ │ │ │ │ @ instruction: 0x012fd210 │ │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ │ ldrdeq r2, [r1], #40 @ 0x28 │ │ │ │ │ sbceq r3, r3, r8, ror #28 │ │ │ │ │ rscseq r8, r9, r8, asr r0 │ │ │ │ │ sbceq r9, r0, r8, asr pc │ │ │ │ │ @@ -2812741,15 +2812513,15 @@ │ │ │ │ │ strdeq sp, [pc, -r0]! │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ umlalseq sp, pc, r8, r1 @ │ │ │ │ │ @ instruction: 0x011165d0 │ │ │ │ │ tsteq r1, r8, lsr #13 │ │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ │ tsteq r1, r8, lsl r7 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq r8, r3, r8, lsr r7 │ │ │ │ │ sbceq r8, r3, r0, ror #14 │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ sbceq r9, r3, r8, lsl #25 │ │ │ │ │ @ instruction: 0x012fd490 │ │ │ │ │ @ instruction: 0x012fd4b8 │ │ │ │ │ @@ -2812804,25 +2812576,25 @@ │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ addeq r1, r1, r0, lsr #27 │ │ │ │ │ sbceq lr, r2, r0, lsl r2 │ │ │ │ │ @ instruction: 0x01117cf8 │ │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ │ - strheq pc, [r1], #32 @ │ │ │ │ │ + ldrdeq pc, [r1], #40 @ 0x28 │ │ │ │ │ sbceq r9, r2, r8, lsl #20 │ │ │ │ │ - adcseq sl, pc, r8, lsr #16 │ │ │ │ │ + adcseq sl, pc, r0, asr r8 @ │ │ │ │ │ adcseq pc, pc, r0, ror #29 │ │ │ │ │ sbceq r4, r2, r0, lsl ip │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ @ instruction: 0x01117f98 │ │ │ │ │ umlalseq lr, pc, r8, r1 @ │ │ │ │ │ - sbceq sp, r2, r8, lsl #30 │ │ │ │ │ + sbceq sp, r2, r8, asr pc │ │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ │ @ instruction: 0x011191f8 │ │ │ │ │ tsteq r1, r8, asr #4 │ │ │ │ │ sbceq r6, r3, r8, lsl lr │ │ │ │ │ sbceq r6, r3, r8, ror #28 │ │ │ │ │ tsteq r1, r0, lsl #25 │ │ │ │ │ tsteq r1, r8, asr #9 │ │ │ │ │ @@ -2812853,15 +2812625,15 @@ │ │ │ │ │ ldrshteq r8, [pc], r0 │ │ │ │ │ sbceq lr, r0, r0, lsl #6 │ │ │ │ │ ldrheq sl, [r1, -r8] │ │ │ │ │ ldrsheq sl, [r1, -r8] │ │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ - smulleq r1, r2, r8, r6 │ │ │ │ │ + sbceq r1, r2, r0, asr #13 │ │ │ │ │ tsteq r1, r8, asr #6 │ │ │ │ │ ldrdeq r7, [r0], #200 @ 0xc8 │ │ │ │ │ adcseq sl, pc, r0, lsl #21 │ │ │ │ │ ldrhteq sl, [ip], r8 │ │ │ │ │ adcseq pc, pc, r8, ror #3 │ │ │ │ │ adcseq r9, fp, r0, lsl #31 │ │ │ │ │ tsteq r1, r8, lsr #11 │ │ │ │ │ @@ -2812869,25 +2812641,25 @@ │ │ │ │ │ tsteq r1, r8, lsl #13 │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ adcseq sl, ip, r8, lsl #30 │ │ │ │ │ @ instruction: 0x0111a7d8 │ │ │ │ │ rscseq r8, fp, r8, asr #22 │ │ │ │ │ tsteq r1, r8, lsr #29 │ │ │ │ │ smulleq r4, r2, r8, r6 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ @ instruction: 0x012fd558 │ │ │ │ │ tsteq r1, r8, lsl #30 │ │ │ │ │ tsteq r1, r0, lsr #30 │ │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ @ instruction: 0x01110fb0 │ │ │ │ │ tsteq r1, r0, ror #31 │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ tsteq r1, r0, asr #28 │ │ │ │ │ - sbceq ip, r2, r8, asr #2 │ │ │ │ │ + sbceq ip, r2, r0, lsr #2 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ tsteq r1, r8, asr #31 │ │ │ │ │ tsteq r1, r0, lsl r0 │ │ │ │ │ sbceq r5, r2, r8, asr sl │ │ │ │ │ smlawbeq pc, r0, r5, sp @ │ │ │ │ │ ldrheq ip, [r1, -r8] │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ @@ -2846889,15 +2846661,15 @@ │ │ │ │ │ ldmlt sl, {r0, ip, sp, lr, pc} │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ ldrdeq sp, [pc, -r8]! │ │ │ │ │ @ instruction: 0x012fdd00 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - sbceq sl, r0, r0, ror #24 │ │ │ │ │ + sbceq sl, r0, r8, lsr ip │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ @ instruction: 0x012fdd28 │ │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ │ sbceq r7, r3, r0, asr #13 │ │ │ │ │ sbceq r7, r3, r8, ror #13 │ │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ │ strheq r5, [r0], #32 │ │ │ │ │ @@ -2846914,25 +2846686,25 @@ │ │ │ │ │ @ instruction: 0x012fde68 │ │ │ │ │ sbceq r9, r3, r8, ror r3 │ │ │ │ │ sbceq r9, r3, r0, lsl #11 │ │ │ │ │ sbceq r8, r3, r8, lsr #21 │ │ │ │ │ strdeq r9, [r3], #48 @ 0x30 │ │ │ │ │ strdeq fp, [r0], #48 @ 0x30 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x0111d1d0 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ sbceq fp, r1, r8, asr #27 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ tsteq r1, r0, lsl #4 │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ - sbceq sp, r2, r0, asr sp │ │ │ │ │ + sbceq sp, r2, r0, lsl #26 │ │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ │ strheq r3, [r1], #112 @ 0x70 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ sbceq r7, r3, r0, ror #4 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ @@ -2846950,29 +2846722,29 @@ │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ tsteq r2, r0, lsl #30 │ │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ │ sbceq fp, r1, r8, asr #7 │ │ │ │ │ sbceq r6, r1, r0, asr #8 │ │ │ │ │ sbceq r0, r3, r0, lsl r2 │ │ │ │ │ sbceq r3, r3, r8, lsr #31 │ │ │ │ │ - sbceq r8, r1, r0, lsl r2 │ │ │ │ │ + sbceq r8, r1, r8, lsr r2 │ │ │ │ │ adcseq r9, r9, r0, lsr #7 │ │ │ │ │ ldrdeq r3, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq r0, r3, r8, asr sl │ │ │ │ │ ldrdeq lr, [r0], #240 @ 0xf0 │ │ │ │ │ sbceq sl, r2, r8, lsl lr │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ sbceq r7, r3, r0, lsr #7 │ │ │ │ │ smulleq sl, r3, r8, r6 │ │ │ │ │ @@ -2846981,28 +2846753,28 @@ │ │ │ │ │ ldrdeq pc, [r2], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01129d98 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ sbcseq r8, r4, r8, ror sp │ │ │ │ │ strheq r9, [r3], #32 │ │ │ │ │ sbceq fp, r0, r0, lsr r0 │ │ │ │ │ - ldrshteq ip, [pc], r0 │ │ │ │ │ + adcseq ip, pc, r8, asr #17 │ │ │ │ │ sbceq r7, r2, r0, lsl #11 │ │ │ │ │ ldrheq r8, [r4], #192 @ 0xc0 │ │ │ │ │ ldrsbeq r8, [r4], #200 @ 0xc8 │ │ │ │ │ sbceq r9, r3, r8, asr #12 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ smlawbeq pc, r0, pc, sp @ │ │ │ │ │ addeq sl, r3, r0, asr sp │ │ │ │ │ addeq r9, r1, r8, asr pc │ │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ ldrshteq sl, [pc], r0 │ │ │ │ │ ldrhteq r9, [pc], r0 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ sbceq r1, r1, r8, lsl #15 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ @@ -2847014,101 +2846786,101 @@ │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ ldrsbteq ip, [pc], r8 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ adcseq lr, pc, r8, asr #12 │ │ │ │ │ strheq r3, [r1], #232 @ 0xe8 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ msreq CPSR_fsxc, r8 │ │ │ │ │ sbceq r8, r2, r0, lsl r7 │ │ │ │ │ msreq CPSR_fsxc, r0, lsr r0 │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ sbceq r6, r3, r0, lsr pc │ │ │ │ │ qsubeq pc, r8, pc @ │ │ │ │ │ sbceq sl, r3, r8, asr #17 │ │ │ │ │ strdeq sl, [r3], #128 @ 0x80 │ │ │ │ │ smlawbeq pc, r0, r0, pc @ │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #1 │ │ │ │ │ sbceq sl, r1, r8, asr #22 │ │ │ │ │ tsteq r2, r8, lsl #24 │ │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ │ strdeq fp, [r1], #88 @ 0x58 │ │ │ │ │ - sbceq r7, r2, r0, ror #24 │ │ │ │ │ - strheq r5, [r2], #32 │ │ │ │ │ + strheq r7, [r2], #192 @ 0xc0 │ │ │ │ │ + sbceq r5, r2, r0, lsl #6 │ │ │ │ │ sbceq r7, r3, r0, asr #8 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ tsteq r2, r8, ror sp │ │ │ │ │ ldrdeq r6, [r2], #120 @ 0x78 │ │ │ │ │ sbceq r4, r1, r0, lsl #1 │ │ │ │ │ adcseq lr, pc, r8, lsr #6 │ │ │ │ │ smlawbeq pc, r8, ip, sp @ │ │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ │ strdeq r4, [r1], #48 @ 0x30 │ │ │ │ │ ldrsbteq fp, [pc], r8 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ sbceq r3, r1, r8, lsr #31 │ │ │ │ │ sbceq r5, r0, r0, ror #19 │ │ │ │ │ sbceq r5, r1, r8, asr #2 │ │ │ │ │ sbceq r7, r1, r0, asr #8 │ │ │ │ │ ldrsbteq lr, [pc], r0 │ │ │ │ │ sbceq fp, r1, r8, asr sl │ │ │ │ │ adcseq r2, r4, r0, ror r1 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ sbceq r1, r1, r0, asr sp │ │ │ │ │ adcseq r1, r4, r8, ror r3 │ │ │ │ │ adcseq lr, r3, r0, lsl #21 │ │ │ │ │ sbceq ip, r2, r0, lsr #27 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ - sbceq r0, r3, r0, ror fp │ │ │ │ │ + smulleq r0, r3, r8, fp │ │ │ │ │ sbceq fp, r1, r0, ror r1 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ ldrdeq pc, [pc, -r0]! │ │ │ │ │ strdeq pc, [pc, -r8]! │ │ │ │ │ sbceq r9, r3, r0, asr #8 │ │ │ │ │ - sbceq r2, r2, r0, ror r6 │ │ │ │ │ + ldrdeq r2, [r2], #80 @ 0x50 │ │ │ │ │ strheq r9, [r1], #152 @ 0x98 │ │ │ │ │ adcseq pc, pc, r0, lsr pc @ │ │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ │ smulleq r3, r1, r8, r6 │ │ │ │ │ adcseq pc, pc, r8, lsl #25 │ │ │ │ │ tsteq r2, r8, lsr r8 │ │ │ │ │ adcseq sl, r3, r0, lsr sl │ │ │ │ │ adcseq sl, sp, r0, asr r3 │ │ │ │ │ smulleq r9, r3, r0, lr │ │ │ │ │ sbceq r9, r3, r8, ror #28 │ │ │ │ │ sbceq r3, r3, r0, lsl #6 │ │ │ │ │ sbceq r3, r0, r0, lsr sl │ │ │ │ │ sbceq r0, r0, r8, lsr #31 │ │ │ │ │ sbceq r3, r3, r8, ror r8 │ │ │ │ │ - umlalseq sl, pc, r0, lr @ │ │ │ │ │ + adcseq sl, pc, r0, ror #29 │ │ │ │ │ sbceq ip, r0, r8, lsr #1 │ │ │ │ │ - sbceq r0, r3, r8, asr #22 │ │ │ │ │ + sbceq r0, r3, r0, ror fp │ │ │ │ │ sbceq r2, r2, r0, lsl #11 │ │ │ │ │ msreq CPSR_fsxc, r0, lsr #2 │ │ │ │ │ strdeq r4, [r1], #88 @ 0x58 │ │ │ │ │ sbceq pc, r0, r8, lsr #31 │ │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ │ sbceq r4, r1, r8, lsr #21 │ │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ │ sbceq fp, r0, r8, lsl r9 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ msreq CPSR_fsxc, r8, asr #2 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ sbceq fp, r1, r0, asr r3 │ │ │ │ │ - sbceq lr, r2, r0, asr #8 │ │ │ │ │ + sbceq lr, r2, r8, lsl r4 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ sbceq lr, r2, r0, lsr #2 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ sbceq fp, r2, r8, ror #8 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ msreq CPSR_fsxc, r0, ror r1 │ │ │ │ │ adcseq r9, sl, r8, lsr r7 │ │ │ │ │ tsteq r0, r8, lsl #2 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq r3, r3, r8, asr r0 │ │ │ │ │ sbceq r3, r1, r8, lsr r2 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ @@ -2847133,22 +2846905,22 @@ │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r8, r1, r8, ror r3 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ tsteq r0, r8, lsr #2 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ - strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ + smulleq pc, r2, r0, lr @ │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ adcseq sl, sp, r8, asr pc │ │ │ │ │ msreq CPSR_fsxc, r8 @ │ │ │ │ │ smulleq r1, r1, r8, r6 @ │ │ │ │ │ - sbceq sp, r2, r8, ror #23 │ │ │ │ │ + sbceq sp, r2, r8, lsr ip │ │ │ │ │ sbceq r7, r1, r0, lsr #2 │ │ │ │ │ - sbceq r8, r1, r8, lsl lr │ │ │ │ │ + sbceq r8, r1, r0, asr #28 │ │ │ │ │ ldrdeq r8, [r1], #120 @ 0x78 │ │ │ │ │ smulleq sp, r2, r8, r1 │ │ │ │ │ @ instruction: 0x0112dfb8 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ tsteq r2, r0, asr #2 @ │ │ │ │ │ sbceq r3, r0, r0, lsl r7 │ │ │ │ │ adcseq r1, r4, r0, asr r3 │ │ │ │ │ @@ -2847163,51 +2846935,51 @@ │ │ │ │ │ tsteq r2, r8, lsl #12 @ │ │ │ │ │ sbceq r8, r2, r0, ror #29 │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ sbceq r2, r3, r0, lsr pc │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ tsteq r2, r8, ror #14 @ │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ - sbceq r0, r2, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ ldrdeq r6, [r1], #80 @ 0x50 │ │ │ │ │ ldrhteq sl, [sp], r0 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ sbceq ip, r1, r8, asr #7 │ │ │ │ │ @ instruction: 0x011112d8 │ │ │ │ │ sbceq ip, r1, r0, lsl #16 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ │ msreq (UNDEF: 47), r8 │ │ │ │ │ sbceq r0, r2, r0, asr #13 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ - adcseq sl, pc, r0, lsr r0 @ │ │ │ │ │ + adcseq sl, pc, r8 │ │ │ │ │ smlawbeq pc, r8, r2, pc @ │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ - adcseq r9, sl, r0, ror #9 │ │ │ │ │ + ldrhteq r9, [sl], r8 │ │ │ │ │ sbceq r0, r2, r8, lsr r7 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ - sbceq ip, r2, r0, lsr #2 │ │ │ │ │ + sbceq ip, r2, r8, asr #2 │ │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ │ strdeq r0, [r3], #128 @ 0x80 │ │ │ │ │ - strdeq r3, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq r3, r2, r0, lsr #12 │ │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ ldrdeq r2, [r3], #160 @ 0xa0 │ │ │ │ │ tsteq r3, r0, lsl #9 │ │ │ │ │ @ instruction: 0x011304b8 │ │ │ │ │ sbceq r2, r3, r0, lsr #12 │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ - adcseq r9, pc, r8, lsr #1 │ │ │ │ │ + ldrsbteq r9, [pc], r0 │ │ │ │ │ sbceq r3, r1, r8, lsr #16 │ │ │ │ │ sbceq r9, r1, r0, lsl #31 │ │ │ │ │ sbceq r6, r1, r8, lsr #26 │ │ │ │ │ sbceq r2, r1, r8, asr #7 │ │ │ │ │ ldrshteq r9, [r9], #128 @ 0x80 │ │ │ │ │ rscseq r9, r9, r8, lsl r9 │ │ │ │ │ sbceq r8, r3, r8, asr #27 │ │ │ │ │ @@ -2847216,43 +2846988,43 @@ │ │ │ │ │ sbceq r0, r3, r8, ror #28 │ │ │ │ │ tsteq r3, r0, asr r9 │ │ │ │ │ sbceq r4, r2, r0, asr #23 │ │ │ │ │ sbceq r5, r2, r8, asr #17 │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ adcseq r4, pc, r8, lsr #31 │ │ │ │ │ sbceq ip, r1, r0, asr r3 │ │ │ │ │ - strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ + sbceq sp, r1, r8, ror #28 │ │ │ │ │ sbceq r8, r1, r8, ror r8 │ │ │ │ │ ldrdeq fp, [r1], #40 @ 0x28 │ │ │ │ │ adcseq sp, pc, r8, lsl #25 │ │ │ │ │ sbceq r0, r1, r8, ror #23 │ │ │ │ │ tsteq r3, r8, lsr #23 │ │ │ │ │ ldrdeq r8, [r2], #120 @ 0x78 │ │ │ │ │ - strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ adcseq lr, r3, r0, ror #24 │ │ │ │ │ tsteq r0, r8, lsl #3 │ │ │ │ │ @ instruction: 0x01130cf8 │ │ │ │ │ sbceq sl, r1, r0, lsr sl │ │ │ │ │ sbceq r7, r3, r8, lsl #10 │ │ │ │ │ tsteq r3, r8, asr lr │ │ │ │ │ sbceq r7, r1, r0, lsr r0 │ │ │ │ │ smulleq r1, r2, r0, r4 │ │ │ │ │ @ instruction: 0x01130fb0 │ │ │ │ │ @ instruction: 0x01130ff8 │ │ │ │ │ tsteq r3, r8, lsr r0 │ │ │ │ │ tsteq r3, r0, ror r0 │ │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ - sbceq ip, r2, r8, asr #22 │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ + strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ │ sbceq r1, r3, r8, lsr #21 │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ tsteq r3, r8, asr #6 │ │ │ │ │ sbceq r8, r3, r0, ror r1 │ │ │ │ │ tsteq r3, r0, asr #7 │ │ │ │ │ sbceq r0, r2, r0, lsl #16 │ │ │ │ │ sbceq r8, r1, r0, lsl ip │ │ │ │ │ sbceq ip, r0, r0, lsr pc │ │ │ │ │ sbceq r3, r3, r0, ror #4 │ │ │ │ │ @@ -2847298,48 +2847070,48 @@ │ │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ │ sbceq r4, r0, r0, asr #8 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ sbceq r6, r2, r8, asr #2 │ │ │ │ │ sbceq r4, r3, r8, ror #18 │ │ │ │ │ sbceq r1, r3, r0, lsl #31 │ │ │ │ │ sbceq r2, r2, r0, lsl #6 │ │ │ │ │ - sbceq sl, r2, r0, lsr r0 │ │ │ │ │ + sbceq sl, r2, r8, asr r0 │ │ │ │ │ sbceq r2, r3, r8, lsl r9 │ │ │ │ │ sbceq r3, r3, r8, ror r3 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011e1990 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ rscseq r8, r9, r0, asr #28 │ │ │ │ │ sbceq r7, r3, r8, asr #12 │ │ │ │ │ - adcseq r0, r4, r8, lsr #31 │ │ │ │ │ + adcseq r0, r4, r0, lsl #31 │ │ │ │ │ tsteq r3, r0, ror #30 │ │ │ │ │ tsteq r3, r0, asr #31 │ │ │ │ │ sbceq sp, r1, r0, asr #18 │ │ │ │ │ strheq r9, [r3], #232 @ 0xe8 │ │ │ │ │ strdeq pc, [r1], #48 @ 0x30 │ │ │ │ │ adcseq fp, pc, r8, ror #8 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ @ instruction: 0x0111d9f8 │ │ │ │ │ adcseq fp, pc, r8, lsr #16 │ │ │ │ │ sbceq lr, r0, r0, asr #13 │ │ │ │ │ sbceq r6, r3, r8, ror r8 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ sbceq r5, r1, r8, lsr #31 │ │ │ │ │ - sbceq lr, r1, r0, ror #29 │ │ │ │ │ + sbceq lr, r1, r8, lsl #30 │ │ │ │ │ strdeq sp, [r0], #168 @ 0xa8 │ │ │ │ │ ldrdeq r9, [r1], #160 @ 0xa0 │ │ │ │ │ sbceq r1, r2, r8, ror r8 │ │ │ │ │ - ldrhteq sl, [sp], r0 │ │ │ │ │ + adcseq sl, sp, r8, lsl #15 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ smulleq r8, r3, r8, r1 │ │ │ │ │ sbceq r7, r3, r0, ror r6 │ │ │ │ │ adcseq lr, r3, r0, asr #18 │ │ │ │ │ sbceq sl, r1, r8, lsr r7 │ │ │ │ │ - sbceq lr, r2, r0, ror r1 │ │ │ │ │ + smulleq lr, r2, r8, r1 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ umlalseq r9, r9, r8, fp @ │ │ │ │ │ strdeq r9, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r2, r1, r8, asr r5 │ │ │ │ │ tsteq r0, r8, ror #3 │ │ │ │ │ sbceq r3, r1, r8, asr #17 │ │ │ │ │ @ instruction: 0x01134c90 │ │ │ │ │ @@ -2847375,22 +2847147,22 @@ │ │ │ │ │ adcseq r7, r3, r0, lsl ip │ │ │ │ │ sbceq r1, r2, r8, asr #17 │ │ │ │ │ tsteq r3, r8, lsr sl │ │ │ │ │ @ instruction: 0x01136a98 │ │ │ │ │ @ instruction: 0x01136ad0 │ │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ │ ldrhteq ip, [pc], r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r8, r2, r0, ror #9 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ strdeq sl, [r1], #88 @ 0x58 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ @ instruction: 0x01136d98 │ │ │ │ │ - strdeq r4, [r2], #8 │ │ │ │ │ - ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ + sbceq r4, r2, r0, lsr #2 │ │ │ │ │ + sbceq lr, r0, r8 │ │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ │ sbcseq pc, r3, r8, asr pc @ │ │ │ │ │ strdeq pc, [pc, -r0]! │ │ │ │ │ strdeq r2, [r1], #8 │ │ │ │ │ rscseq r9, r9, r8, asr #12 │ │ │ │ │ msreq CPSR_fsxc, r8, lsl r4 │ │ │ │ │ msreq CPSR_fsxc, r0, asr #8 │ │ │ │ │ @@ -2847430,85 +2847202,85 @@ │ │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ │ sbceq r2, r3, r0, ror fp │ │ │ │ │ sbceq r9, r0, r0, lsr #7 │ │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ │ sbceq ip, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x01137ff0 │ │ │ │ │ ldrdeq r8, [r0], #40 @ 0x28 │ │ │ │ │ - sbceq r1, r3, r8, lsl #30 │ │ │ │ │ + sbceq r1, r3, r0, ror #29 │ │ │ │ │ adcseq sl, r3, r0, asr r8 │ │ │ │ │ @ instruction: 0x011382b0 │ │ │ │ │ adcseq fp, pc, r0, ror fp @ │ │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ tsteq r3, r0, ror #6 │ │ │ │ │ sbceq r0, r3, r0, lsl #31 │ │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ │ smulleq r7, r2, r0, r9 │ │ │ │ │ sbceq r7, r3, r8, lsl r4 │ │ │ │ │ - sbceq r0, r1, r0, lsl #26 │ │ │ │ │ + sbceq r0, r1, r0, asr sp │ │ │ │ │ tsteq r3, r0, ror r6 │ │ │ │ │ tsteq r3, r8, lsr #13 │ │ │ │ │ - ldrdeq sl, [r1], #200 @ 0xc8 │ │ │ │ │ + strheq sl, [r1], #192 @ 0xc0 │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ sbceq fp, r1, r8, ror r8 │ │ │ │ │ sbceq r5, r0, r0, lsr sl │ │ │ │ │ ldrhteq sl, [ip], r0 │ │ │ │ │ smlawbeq pc, r0, r5, pc @ │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #11 │ │ │ │ │ sbceq r9, r3, r8, lsl #5 │ │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ │ tsteq r3, r8, asr #20 │ │ │ │ │ sbceq r0, r0, r8, ror #3 │ │ │ │ │ @ instruction: 0x01138ab0 │ │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ │ adcseq r9, fp, r0, asr sp │ │ │ │ │ - sbceq r2, r0, r8, ror #3 │ │ │ │ │ + sbceq r2, r0, r0, lsl r2 │ │ │ │ │ sbceq r1, r0, r0, ror #14 │ │ │ │ │ sbceq r9, r3, r8, lsr r2 │ │ │ │ │ sbceq r9, r3, r0, ror #4 │ │ │ │ │ tsteq r0, r8, lsl #5 │ │ │ │ │ @ instruction: 0x01138ed0 │ │ │ │ │ tsteq r3, r0, lsr #32 │ │ │ │ │ tsteq r3, r0, ror r0 │ │ │ │ │ - adcseq r8, r3, r8, ror #28 │ │ │ │ │ + umlalseq r8, r3, r0, lr │ │ │ │ │ tsteq r3, r8, lsr #4 │ │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ │ tsteq r3, r0, asr #6 │ │ │ │ │ - sbceq lr, r2, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r2], #88 @ 0x58 │ │ │ │ │ tsteq r3, r8, lsr #9 │ │ │ │ │ @ instruction: 0x0113a4f8 │ │ │ │ │ @ instruction: 0x011112b0 │ │ │ │ │ tsteq r3, r8, ror r5 │ │ │ │ │ tsteq r3, r8, asr #11 │ │ │ │ │ tsteq r3, r8, lsl r6 │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ - sbceq r1, r0, r8, ror #13 │ │ │ │ │ + sbceq r1, r0, r0, asr #13 │ │ │ │ │ sbceq r1, r3, r8, lsr r7 │ │ │ │ │ tsteq r3, r0, asr #15 │ │ │ │ │ strheq r8, [r1], #192 @ 0xc0 │ │ │ │ │ ldrsbteq pc, [r3], r8 @ │ │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ │ sbcseq r9, r4, r8, ror #28 │ │ │ │ │ tsteq r3, r0, lsr sl │ │ │ │ │ sbceq r2, r1, r0, ror #19 │ │ │ │ │ adcseq fp, pc, r0, ror #9 │ │ │ │ │ sbceq sl, r2, r0, lsl #11 │ │ │ │ │ tsteq r3, r8, asr #22 │ │ │ │ │ adcseq lr, pc, r8, lsr r2 @ │ │ │ │ │ - adcseq sl, pc, r8, lsl #15 │ │ │ │ │ - adcseq r4, pc, r0, ror #14 │ │ │ │ │ + ldrhteq sl, [pc], r0 │ │ │ │ │ + adcseq r4, pc, r8, lsl #15 │ │ │ │ │ sbceq r3, r0, r0, ror fp │ │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ │ sbceq r9, r0, r8, asr pc │ │ │ │ │ tsteq r3, r0, asr #27 │ │ │ │ │ @ instruction: 0x0113adf8 │ │ │ │ │ tsteq r3, r0, lsr lr │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ sbceq r4, r3, r8, asr r0 │ │ │ │ │ - adcseq sp, pc, r0, asr #3 │ │ │ │ │ + adcseq sp, pc, r8, ror #3 │ │ │ │ │ tsteq r1, r0, ror sp │ │ │ │ │ @ instruction: 0x0113afd0 │ │ │ │ │ @ instruction: 0x012fdcb0 │ │ │ │ │ sbceq r9, r3, r0, lsl r7 │ │ │ │ │ sbceq r9, r3, r8, lsr r7 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ strdeq pc, [pc, -r8]! │ │ │ │ │ @@ -2850490,29 +2850262,29 @@ │ │ │ │ │ eorne pc, ip, r0, asr #5 │ │ │ │ │ ldmdblt ip!, {ip, sp, lr, pc}^ │ │ │ │ │ sbceq r9, r3, r8, asr #12 │ │ │ │ │ sbceq r9, r3, r8, lsr #11 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ rscseq r9, r9, r8, asr #12 │ │ │ │ │ sbceq r6, r1, r0, asr #8 │ │ │ │ │ - sbceq r8, r2, r8, ror #23 │ │ │ │ │ + sbceq r8, r2, r8, lsr ip │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ smlawteq pc, r8, r8, pc @ │ │ │ │ │ sbceq r7, r3, r0, lsl r7 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ msreq CPSR_fsxc, r8, lsr #1 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ ldrsbeq r8, [r4], #200 @ 0xc8 │ │ │ │ │ ldrheq r8, [r4], #192 @ 0xc0 │ │ │ │ │ sbceq r1, r1, r8, lsl #15 │ │ │ │ │ - ldrdeq sp, [r0], #240 @ 0xf0 │ │ │ │ │ + sbceq lr, r0, r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ sbcseq pc, r3, r8, asr pc @ │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ strdeq r2, [r1], #8 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq lr, r0, r0, asr sp │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ @@ -2850529,15 +2850301,15 @@ │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ sbceq lr, r2, r0, asr #18 │ │ │ │ │ @ instruction: 0x011472f8 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ - adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ umlalseq sp, pc, r8, r6 @ │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ ldrshteq r9, [r9], #128 @ 0x80 │ │ │ │ │ @@ -2863923,17 +2863695,17 @@ │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ @ instruction: 0x011519d8 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ @ instruction: 0x01151ad8 │ │ │ │ │ sbceq r1, r2, r8, lsl #30 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ ldrhteq r7, [r9], #152 @ 0x98 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ sbceq r0, r0, r8, asr #22 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ sbceq r7, r0, r0, asr #3 │ │ │ │ │ tsteq r5, r8, lsl #27 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ @ instruction: 0x01151df0 │ │ │ │ │ @@ -2863946,15 +2863718,15 @@ │ │ │ │ │ adcseq r9, pc, r8, lsl #20 │ │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ sbceq r1, r3, r8, lsl #5 │ │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ │ adcseq r9, r3, r8, asr #27 │ │ │ │ │ - sbceq r2, r0, r8, lsr ip │ │ │ │ │ + sbceq r2, r0, r0, lsl ip │ │ │ │ │ smlawbeq pc, r8, ip, pc @ │ │ │ │ │ msreq CPSR_fsxc, r0 @ │ │ │ │ │ ldrdeq pc, [pc, -r8]! │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ msreq CPSR_fsxc, r0, lsl #26 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ strheq r9, [r3], #32 │ │ │ │ │ @@ -2863966,20 +2863738,20 @@ │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ ldrheq r3, [r5, -r8] │ │ │ │ │ ldrsheq r3, [r5, -r0] │ │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ │ strdeq r1, [r2], #208 @ 0xd0 │ │ │ │ │ - sbceq lr, r2, r8, lsl r4 │ │ │ │ │ - adcseq r9, fp, r0, ror #14 │ │ │ │ │ + sbceq lr, r2, r0, asr #8 │ │ │ │ │ + adcseq r9, fp, r8, lsl #15 │ │ │ │ │ smulleq r7, r3, r0, r9 │ │ │ │ │ msreq CPSR_fsxc, r8, ror sp │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq r7, r3, r0, lsl #21 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ ldrdeq sl, [r3], #120 @ 0x78 │ │ │ │ │ sbceq r0, r3, r8, lsr #11 │ │ │ │ │ sbceq pc, r0, r8, lsl r9 @ │ │ │ │ │ sbceq r9, r3, r8, asr #27 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ @@ -2864029,21 +2863801,21 @@ │ │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ sbcseq r2, r4, r0, lsl r7 │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ adcseq r9, sl, r0, lsr #17 │ │ │ │ │ adcseq r8, pc, r8, lsr #11 │ │ │ │ │ sbceq sp, r2, r0, asr #28 │ │ │ │ │ - sbceq r6, r2, r8, lsr #6 │ │ │ │ │ + sbceq r6, r2, r0, asr r3 │ │ │ │ │ sbceq pc, r0, r8, lsl r4 @ │ │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ │ sbceq r4, r2, r8, lsr r7 │ │ │ │ │ sbcseq r2, r4, r0, ror #14 │ │ │ │ │ tsteq r5, r0, asr #7 │ │ │ │ │ - adcseq ip, pc, r0, asr #28 │ │ │ │ │ + adcseq ip, pc, r8, ror #28 │ │ │ │ │ @ instruction: 0x0113c998 │ │ │ │ │ sbcseq r2, r4, r8, lsr r7 │ │ │ │ │ @ instruction: 0x011554d0 │ │ │ │ │ tsteq r5, r8, lsl r5 │ │ │ │ │ @ instruction: 0x0113c9b0 │ │ │ │ │ @ instruction: 0x01155590 │ │ │ │ │ @ instruction: 0x011555d8 │ │ │ │ │ @@ -2864066,15 +2863838,15 @@ │ │ │ │ │ @ instruction: 0x01155af0 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ tsteq r5, r8, lsr #23 │ │ │ │ │ sbceq r2, r0, r8, lsl #25 │ │ │ │ │ sbceq r1, r0, r8, asr #2 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ - adcseq sl, ip, r8, lsl #15 │ │ │ │ │ + adcseq sl, ip, r0, ror #14 │ │ │ │ │ sbceq r0, r1, r0, ror r6 │ │ │ │ │ msreq CPSR_fsxc, r0, lsr #27 │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ ldrsbteq r9, [fp], r8 │ │ │ │ │ tsteq r5, r8, lsl #27 │ │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ │ @@ -2864082,15 +2863854,15 @@ │ │ │ │ │ tsteq r5, r8, lsr #29 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ tsteq r5, r0, lsl pc │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01155fd0 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ │ @ instruction: 0x011571d0 │ │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ │ ldrdeq r2, [r3], #240 @ 0xf0 │ │ │ │ │ sbceq fp, r2, r0, lsl #6 │ │ │ │ │ @ instruction: 0x0113cad0 │ │ │ │ │ tsteq r3, r8, ror #21 │ │ │ │ │ @@ -2864168,15 +2863940,15 @@ │ │ │ │ │ rscseq r2, sl, r8 │ │ │ │ │ @ instruction: 0x0113cdd0 │ │ │ │ │ tsteq r3, r8, ror #27 │ │ │ │ │ @ instruction: 0x0115ebb0 │ │ │ │ │ tsteq r1, r8, asr #30 │ │ │ │ │ strdeq r4, [r0], #8 │ │ │ │ │ tsteq r5, r8, asr sp │ │ │ │ │ - adcseq r0, r4, r0, lsl #31 │ │ │ │ │ + adcseq r0, r4, r8, lsr #31 │ │ │ │ │ sbceq r1, r2, r8, asr sl │ │ │ │ │ tsteq r5, r8, asr r6 @ │ │ │ │ │ rscseq sl, r9, r8, asr pc │ │ │ │ │ ldrshteq r2, [sl], #8 │ │ │ │ │ tsteq r3, r8, lsr #29 │ │ │ │ │ @ instruction: 0x012fe928 │ │ │ │ │ tsteq r3, r8, ror lr │ │ │ │ │ @@ -2870025,16 +2869797,16 @@ │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ tsteq r6, r0, asr r9 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r4, r0, ror r1 │ │ │ │ │ tsteq r4, r8, lsl #3 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ - adcseq r9, sl, r8, lsl #20 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + adcseq r9, sl, r0, ror #19 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ sbceq sl, r2, r8, asr pc │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ adcseq lr, pc, r0, lsl r2 @ │ │ │ │ │ sbceq pc, r2, r8, lsl #10 │ │ │ │ │ tsteq r4, r0, lsr #3 │ │ │ │ │ @@ -2877324,40 +2877096,40 @@ │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ teqeq r0, r0, lsr #17 │ │ │ │ │ sbceq fp, r0, r8, ror #13 │ │ │ │ │ teqeq r0, r8, asr #17 │ │ │ │ │ sbceq r4, r1, r8, lsr #26 │ │ │ │ │ sbceq r3, r2, r0, lsr r0 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ - sbceq r7, r2, r8, ror r3 │ │ │ │ │ + sbceq r7, r2, r0, lsr #7 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r5, r0, asr #20 │ │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ │ - strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r6, r2, r8, lsl r4 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ ldrdeq sp, [r2], #0 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ │ umlalseq r9, fp, r0, r4 │ │ │ │ │ @ instruction: 0x01175af0 │ │ │ │ │ sbceq r0, r2, r8, lsl #5 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ adcseq fp, pc, r8, asr #12 │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ sbceq r6, r2, r8 │ │ │ │ │ sbceq r2, r1, r8, lsl #15 │ │ │ │ │ ldrhteq ip, [pc], r8 │ │ │ │ │ sbceq r1, r0, r8, ror #23 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ - sbceq r5, r2, r8, lsr #1 │ │ │ │ │ + sbceq r5, r2, r8, asr #2 │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ teqeq r0, r8, lsl r9 │ │ │ │ │ sbceq r3, r0, r0, lsr #17 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ │ ldrshteq r5, [fp], #128 @ 0x80 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ @@ -2877433,15 +2877205,15 @@ │ │ │ │ │ adcseq lr, pc, r8, asr #17 │ │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ adcseq sl, ip, r0, asr r8 │ │ │ │ │ tsteq r7, r8, asr #6 │ │ │ │ │ - sbceq r0, r2, r8, asr sl │ │ │ │ │ + sbceq r0, r2, r8, lsr #21 │ │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ │ @ instruction: 0x01179598 │ │ │ │ │ @ instruction: 0x011795d8 │ │ │ │ │ @@ -2887560,81 +2887332,81 @@ │ │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ sbceq r5, r0, r8, lsl #25 │ │ │ │ │ tsteq r6, r0, lsr #18 │ │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ │ sbceq r9, r2, r8, lsl #10 │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ - sbceq sp, r1, r8, lsr #21 │ │ │ │ │ + sbceq sp, r1, r0, lsl #21 │ │ │ │ │ tsteq r6, r0, lsl #19 │ │ │ │ │ smulleq r7, r3, r0, lr │ │ │ │ │ strheq r2, [r2], #152 @ 0x98 │ │ │ │ │ adcseq r8, pc, r0, ror #14 │ │ │ │ │ - sbceq sp, r2, r0, lsr r0 │ │ │ │ │ + ldrdeq ip, [r2], #240 @ 0xf0 │ │ │ │ │ sbceq r2, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x011898f0 │ │ │ │ │ - strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ + sbceq sl, r0, r8, lsl #25 │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq sp, r2, r8, ror #13 │ │ │ │ │ adcseq sl, sp, r0, asr #3 │ │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ │ sbceq r4, r3, r8, lsl #5 │ │ │ │ │ tsteq r4, r8, ror #19 │ │ │ │ │ @ instruction: 0x01189b90 │ │ │ │ │ adcseq r1, r4, r8, asr #27 │ │ │ │ │ teqeq r0, r8, lsr #1 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ - sbceq fp, r2, r8, lsl r9 │ │ │ │ │ + strdeq fp, [r2], #128 @ 0x80 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ ldrdeq r4, [r2], #120 @ 0x78 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x0118b2f8 │ │ │ │ │ - ldrsbteq r9, [fp], r0 │ │ │ │ │ + adcseq r9, fp, r8, lsr #11 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r8, lsr #1 │ │ │ │ │ adcseq sl, ip, r8, asr #2 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ ldrshteq r5, [fp], #128 @ 0x80 │ │ │ │ │ - sbceq sl, r2, r8, lsr #16 │ │ │ │ │ - sbceq sp, r2, r8, ror #23 │ │ │ │ │ - sbceq r5, r2, r8, lsr #1 │ │ │ │ │ + sbceq sl, r2, r0, lsl #16 │ │ │ │ │ + sbceq sp, r2, r8, lsr ip │ │ │ │ │ + sbceq r5, r2, r8, asr #2 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ - sbceq lr, r1, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r1], #88 @ 0x58 │ │ │ │ │ smulleq r1, r2, r0, r9 │ │ │ │ │ sbceq r1, r2, r0, asr #23 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ @ instruction: 0x01163ab8 │ │ │ │ │ adcseq ip, pc, r8, asr #7 │ │ │ │ │ sbceq pc, r0, r8, lsl #30 │ │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ ldrdeq ip, [r2], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x0118ba90 │ │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ │ tsteq r4, r8, lsl #20 │ │ │ │ │ - sbceq r6, r0, r0, lsl #11 │ │ │ │ │ + sbceq r6, r0, r0, lsr r5 │ │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ │ sbceq r1, r3, r0, lsr #2 │ │ │ │ │ teqeq r0, r8, asr #7 │ │ │ │ │ sbceq lr, r2, r8, lsr #21 │ │ │ │ │ sbceq r4, r3, r8, lsl #30 │ │ │ │ │ teqeq r0, r0, lsr pc │ │ │ │ │ sbceq r0, r1, r8, asr r5 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ teqeq r0, r0, asr #3 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ - sbceq r3, r2, r8, asr #27 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ + sbceq r3, r2, r0, asr sp │ │ │ │ │ teqeq r0, r8, ror #3 │ │ │ │ │ sbceq r5, r3, r8, lsl r4 │ │ │ │ │ sbceq r0, r0, r0, lsr pc │ │ │ │ │ - adcseq r9, sl, r0, lsl #26 │ │ │ │ │ + ldrsbteq r9, [sl], r8 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ adcseq lr, pc, r0, lsr #27 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ strheq r7, [r3], #232 @ 0xe8 │ │ │ │ │ tsteq r6, r8, lsr #23 │ │ │ │ │ @@ -2887643,29 +2887415,29 @@ │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ smulleq r9, r1, r0, r9 │ │ │ │ │ addeq r2, r1, r8, asr #2 │ │ │ │ │ adcseq r9, sl, r8, asr #7 │ │ │ │ │ sbceq r7, r3, r8, ror sp │ │ │ │ │ sbceq r5, r3, r8, lsl #20 │ │ │ │ │ - sbceq fp, r2, r0, ror #29 │ │ │ │ │ - sbceq sl, r2, r8, asr #27 │ │ │ │ │ + strheq fp, [r2], #232 @ 0xe8 │ │ │ │ │ + sbceq sl, r2, r0, asr sp │ │ │ │ │ sbceq sl, r0, r8, ror r3 │ │ │ │ │ @ instruction: 0x0118cd90 │ │ │ │ │ tsteq r4, r8, lsr #20 │ │ │ │ │ @ instruction: 0x0118ced0 │ │ │ │ │ sbceq lr, r1, r8, asr #7 │ │ │ │ │ sbceq r5, r0, r8, lsr #6 │ │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ │ tsteq r4, r8, asr #20 │ │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ │ sbceq r0, r0, r0, lsl #11 │ │ │ │ │ sbcseq sl, r4, r8, lsr ip │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ sbceq r2, r1, r8, lsl lr │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ ldrdeq sp, [r2], #0 │ │ │ │ │ teqeq r0, r0, ror #29 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ @@ -2887680,31 +2887452,31 @@ │ │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ │ tsteq r8, r0, lsl #27 │ │ │ │ │ @ instruction: 0x0118ddd0 │ │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ │ adcseq r2, r4, r0, asr sp │ │ │ │ │ tsteq r4, r8, ror #20 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ tsteq r4, r8, lsl #21 │ │ │ │ │ - strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ + ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x0118e090 │ │ │ │ │ ldrdeq r0, [r3], #240 @ 0xf0 │ │ │ │ │ rscseq r9, r9, r0, asr #18 │ │ │ │ │ ldrhteq r9, [pc], r0 │ │ │ │ │ rscseq r5, fp, r8, lsr #1 │ │ │ │ │ umulleq r5, r0, r0, r9 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ strdeq r8, [r2], #8 │ │ │ │ │ tsteq r6, r0, ror #31 │ │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ │ sbceq r5, r3, r0, asr #18 │ │ │ │ │ - umlalseq r9, pc, r8, fp @ │ │ │ │ │ + adcseq r9, pc, r0, ror fp @ │ │ │ │ │ sbceq r3, r1, r8, asr sl │ │ │ │ │ tsteq r8, r0, lsl #15 │ │ │ │ │ @ instruction: 0x0118e7b8 │ │ │ │ │ smulleq sp, r0, r0, r4 │ │ │ │ │ sbceq r0, r1, r0, lsr pc │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ sbceq r4, r3, r0, lsr pc │ │ │ │ │ @@ -2887735,15 +2887507,15 @@ │ │ │ │ │ tsteq r8, r0, lsl r4 @ │ │ │ │ │ adcseq fp, pc, r8, ror #18 │ │ │ │ │ tsteq r8, r8, ror r4 @ │ │ │ │ │ @ instruction: 0x0118f4b0 │ │ │ │ │ adcseq lr, pc, r8, asr r5 @ │ │ │ │ │ tsteq r8, r8, lsl r5 @ │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ - sbceq r2, r0, r0, asr #3 │ │ │ │ │ + sbceq r2, r0, r0, lsr #2 │ │ │ │ │ tsteq r8, r8, lsr r6 @ │ │ │ │ │ adcseq sp, pc, r8, lsr #26 │ │ │ │ │ sbceq r8, r2, r0, lsr pc │ │ │ │ │ @ instruction: 0x0116a1b8 │ │ │ │ │ adcseq r4, pc, r8, lsr #6 │ │ │ │ │ adcseq r0, r4, r8, lsl #30 │ │ │ │ │ tsteq r6, r0, lsl #4 │ │ │ │ │ @@ -2887757,26 +2887529,26 @@ │ │ │ │ │ tsteq r8, r0, asr #19 @ │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ tsteq r8, r0, lsr sl @ │ │ │ │ │ tsteq r8, r0, ror sl @ │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ tsteq r8, r8, asr #23 @ │ │ │ │ │ sbceq r4, r0, r8, lsr #26 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ tsteq r4, r8, asr #21 │ │ │ │ │ adcseq r2, r4, r8, lsr r7 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ tsteq r8, r0, lsr sp @ │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ tsteq r4, r8, ror #21 │ │ │ │ │ smulleq r8, r0, r0, r9 │ │ │ │ │ tsteq r8, r0, asr #31 @ │ │ │ │ │ sbceq lr, r1, r8, ror sp │ │ │ │ │ - sbceq r1, r1, r8, lsl #20 │ │ │ │ │ + sbceq r1, r1, r0, ror #19 │ │ │ │ │ tsteq r9, r0, asr #7 │ │ │ │ │ sbceq r9, r1, r0, ror fp │ │ │ │ │ sbceq sl, r2, r8, lsr r7 │ │ │ │ │ @ instruction: 0x011904f0 │ │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ │ sbceq r9, r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x01190698 │ │ │ │ │ @@ -2887805,33 +2887577,33 @@ │ │ │ │ │ tsteq r6, r0, lsl #10 │ │ │ │ │ tsteq r6, r8, lsl r5 │ │ │ │ │ tsteq r6, r0, lsr r5 │ │ │ │ │ tsteq r4, r8, ror #25 │ │ │ │ │ strdeq r9, [r0], #48 @ 0x30 │ │ │ │ │ @ instruction: 0x01191cd8 │ │ │ │ │ sbceq r2, r1, r0, ror #24 │ │ │ │ │ - sbceq r4, r2, r8, asr sl │ │ │ │ │ + sbceq r4, r2, r0, lsl #21 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ tsteq r9, r8, ror #1 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ strheq sl, [r0], #72 @ 0x48 │ │ │ │ │ @ instruction: 0x01193190 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ @ instruction: 0x011931f8 │ │ │ │ │ smulleq r5, r2, r8, fp │ │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ │ smulleq ip, r2, r8, fp │ │ │ │ │ tsteq r9, r8, asr #5 │ │ │ │ │ tsteq r9, r0, lsl #6 │ │ │ │ │ teqeq r0, r8, lsl #30 │ │ │ │ │ - sbceq r2, r3, r0, ror r6 │ │ │ │ │ + sbceq r2, r3, r8, asr #12 │ │ │ │ │ @ instruction: 0x01193398 │ │ │ │ │ tsteq r4, r8, lsl #26 │ │ │ │ │ tsteq r9, r0, lsl r5 │ │ │ │ │ - sbceq r3, r2, r0, asr #13 │ │ │ │ │ + sbceq r3, r2, r0, ror r6 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ sbceq r6, r2, r8, asr pc │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ adcseq r8, pc, r8, ror #3 │ │ │ │ │ addeq ip, r0, r0, asr sp │ │ │ │ │ tsteq r9, r0, lsr #21 │ │ │ │ │ @@ -2887839,15 +2887611,15 @@ │ │ │ │ │ sbceq r6, r0, r8, asr #22 │ │ │ │ │ sbceq pc, r2, r8, asr r5 @ │ │ │ │ │ @ instruction: 0x0116a698 │ │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ │ tsteq r4, r8, asr #29 │ │ │ │ │ sbceq r5, r0, r0, asr r3 │ │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ │ - sbceq r9, r2, r0, ror #24 │ │ │ │ │ + sbceq r9, r2, r8, lsr ip │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ @ instruction: 0x012dedad │ │ │ │ │ @ instruction: 0x012dd3ed │ │ │ │ │ @ instruction: 0x012dd391 │ │ │ │ │ ldrdeq sp, [sp, -r9]! │ │ │ │ │ @ instruction: 0x012dd335 │ │ │ │ │ @@ -2891657,24 +2891429,24 @@ │ │ │ │ │ sbceq r5, r1, r0, ror #24 │ │ │ │ │ umlalseq pc, r3, r8, r1 @ │ │ │ │ │ sbceq r0, r2, r8, asr #22 │ │ │ │ │ adcseq r4, pc, r0, lsr #27 │ │ │ │ │ sbceq r2, r2, r8, ror r8 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - adcseq r8, pc, r8, asr #12 │ │ │ │ │ - sbceq r5, r2, r0, lsl #11 │ │ │ │ │ + adcseq r8, pc, r0, lsr #12 │ │ │ │ │ + sbceq r5, r2, r8, asr r5 │ │ │ │ │ sbceq r5, r3, r8, asr r0 │ │ │ │ │ adcseq r8, pc, r8, ror #3 │ │ │ │ │ adcseq lr, pc, r0, asr #13 │ │ │ │ │ - adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr #6 │ │ │ │ │ sbceq r3, r1, r0, lsl ip │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ smulleq r7, r3, r0, lr │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ sbceq pc, r0, r8, lsl #30 │ │ │ │ │ tsteq r9, r8, lsl r9 @ │ │ │ │ │ tsteq r9, r0, ror #18 @ │ │ │ │ │ adcseq r4, pc, r8, lsr r7 @ │ │ │ │ │ tsteq r9, r8, lsl #20 @ │ │ │ │ │ @@ -2899719,15 +2899491,15 @@ │ │ │ │ │ sbceq r6, r2, r0, ror #29 │ │ │ │ │ tsteq lr, r8, asr #11 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ tsteq fp, r0, ror #1 │ │ │ │ │ strheq r7, [r3], #192 @ 0xc0 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ sbceq r2, r2, r0, asr #18 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ addeq ip, r1, r8, ror #13 │ │ │ │ │ hvceq 1120 @ 0x460 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ │ tsteq fp, r0, ror r4 │ │ │ │ │ @@ -2899781,45 +2899553,45 @@ │ │ │ │ │ sbceq r8, r3, r8, ror #28 │ │ │ │ │ cmpeq r0, r0, lsl #16 │ │ │ │ │ strdeq r8, [r3], #208 @ 0xd0 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ - sbceq r2, r0, r0, ror #29 │ │ │ │ │ + smulleq r2, r0, r0, lr │ │ │ │ │ tsteq lr, r8, lsl sl │ │ │ │ │ tsteq lr, r8, asr sl │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ sbceq r9, r3, r8, lsr r7 │ │ │ │ │ adcseq r9, fp, r8, ror #3 │ │ │ │ │ strheq r2, [r1], #152 @ 0x98 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ sbceq r6, r2, r8, asr #22 │ │ │ │ │ ldrshteq sl, [sp], r8 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ │ - sbceq r6, r2, r8, asr r5 │ │ │ │ │ - strdeq lr, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq r6, r2, r0, lsl #11 │ │ │ │ │ + sbceq lr, r2, r0, lsr #12 │ │ │ │ │ sbceq fp, r2, r8, ror #13 │ │ │ │ │ sbceq r2, r2, r0, lsl r7 │ │ │ │ │ - adcseq lr, pc, r0, asr sp @ │ │ │ │ │ + adcseq lr, pc, r8, ror sp @ │ │ │ │ │ smulleq pc, r1, r8, r6 @ │ │ │ │ │ adcseq r9, pc, r8, ror #8 │ │ │ │ │ adcseq sl, ip, r8, lsr #11 │ │ │ │ │ adcseq sl, sp, r8, asr sl │ │ │ │ │ sbceq r9, r3, r8, ror #13 │ │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq r1, r2, r8, lsl #30 │ │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ @@ -2899835,15 +2899607,15 @@ │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ sbceq r3, r1, r0, lsr pc │ │ │ │ │ umlalseq r9, pc, r8, r6 @ │ │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ │ sbcseq sl, r4, r0, lsl #1 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ tsteq r8, r8, asr #24 │ │ │ │ │ ldrsbeq sl, [r4], #0 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ │ sbcseq sl, r4, r8, asr r0 │ │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ │ sbcseq sl, r4, r8, lsr #1 │ │ │ │ │ @@ -2899854,49 +2899626,49 @@ │ │ │ │ │ sbcseq sl, r4, r8, lsl #5 │ │ │ │ │ sbcseq sl, r4, r0, asr #3 │ │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ │ sbcseq sl, r4, r0, lsl r2 │ │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ │ sbcseq sl, r4, r0, ror #4 │ │ │ │ │ sbceq r6, r1, r8, ror #3 │ │ │ │ │ - sbceq r1, r0, r0, asr #3 │ │ │ │ │ + smulleq r1, r0, r8, r1 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ adcseq ip, pc, r0, lsr sl @ │ │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ strdeq fp, [r2], #48 @ 0x30 │ │ │ │ │ adcseq r9, pc, r0, asr sp @ │ │ │ │ │ sbceq sp, r2, r0, ror #9 │ │ │ │ │ sbceq r7, r2, r8, lsr #31 │ │ │ │ │ - sbceq r1, r2, r8, lsl #5 │ │ │ │ │ + sbceq r1, r2, r0, ror #4 │ │ │ │ │ sbceq r0, r0, r8, lsr ip │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ cmpeq r0, r0, lsr #12 │ │ │ │ │ adcseq pc, pc, r8, ror #18 │ │ │ │ │ tsteq lr, r0, ror #21 │ │ │ │ │ sbceq r4, r1, r0, asr #28 │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ sbceq lr, r0, r8, asr pc │ │ │ │ │ sbceq r5, r1, r8, asr r0 │ │ │ │ │ tsteq lr, r8, asr ip │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ tsteq lr, r0, lsl lr │ │ │ │ │ sbceq r3, r2, r8, ror #8 │ │ │ │ │ @ instruction: 0x01404990 │ │ │ │ │ sbceq r1, r0, r0, asr #18 │ │ │ │ │ strheq r4, [r0, #-152] @ 0xffffff68 │ │ │ │ │ tsteq lr, r8, asr #30 │ │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ - smulleq r2, r1, r0, r4 │ │ │ │ │ + sbceq r2, r1, r8, ror #8 │ │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ │ smlaltteq r4, r0, r0, r9 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq r9, r3, r0, asr #8 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ @@ -2899908,15 +2899680,15 @@ │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ sbceq r9, r3, r8, asr #12 │ │ │ │ │ ldrdeq sl, [r2], #80 @ 0x50 │ │ │ │ │ adcseq sl, pc, r8, asr #12 │ │ │ │ │ adcseq r9, pc, r8, lsl #25 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ adcseq r9, r9, r0, asr #28 │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ sbceq ip, r2, r8, lsr #31 │ │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ │ tsteq lr, r8, asr fp │ │ │ │ │ @@ -2899929,15 +2899701,15 @@ │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x011eae98 │ │ │ │ │ @ instruction: 0x011eaed0 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ ldrhteq sl, [sp], r0 │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ sbceq ip, r2, r0, lsr #27 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ tsteq lr, r0, lsr #1 │ │ │ │ │ ldrsbeq ip, [lr, -r8] │ │ │ │ │ @@ -2899957,22 +2899729,22 @@ │ │ │ │ │ @ instruction: 0x011b19f8 │ │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ │ sbceq r7, r0, r8, ror r3 │ │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ │ tsteq lr, r0, lsl #13 │ │ │ │ │ tsteq lr, r0, asr #13 │ │ │ │ │ umlalseq ip, pc, r8, r6 @ │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ teqeq r0, r0, lsr #7 │ │ │ │ │ teqeq r0, r8, ror r3 │ │ │ │ │ sbceq lr, r2, r8, lsr #21 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ - sbceq r2, r2, r8, lsr #11 │ │ │ │ │ + sbceq r2, r2, r0, ror r6 │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ sbceq r3, r1, r0, lsl r2 │ │ │ │ │ smlaltbeq r4, r0, r8, sl │ │ │ │ │ sbceq r3, r0, r8, ror sp │ │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ │ smulleq sp, r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ @@ -2907426,33 +2907198,33 @@ │ │ │ │ │ sbceq r9, r3, r8, ror #13 │ │ │ │ │ ldrheq r8, [r4], #192 @ 0xc0 │ │ │ │ │ ldrsbeq r8, [r4], #200 @ 0xc8 │ │ │ │ │ tsteq r5, r0, lsl #1 │ │ │ │ │ strdeq r7, [r3], #48 @ 0x30 │ │ │ │ │ sbceq r8, r3, r8, asr r5 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ adcseq ip, sp, r8, lsr r3 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq r0, r2, r0, asr #13 │ │ │ │ │ sbceq sp, r2, r8, ror r3 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ sbceq r6, r2, r0, ror #29 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ rscseq r4, fp, r0, lsl #28 │ │ │ │ │ strdeq ip, [r2], #128 @ 0x80 │ │ │ │ │ sbceq r0, r1, r0, asr #13 │ │ │ │ │ - sbceq pc, r1, r8 │ │ │ │ │ + ldrdeq lr, [r1], #240 @ 0xf0 │ │ │ │ │ sbceq sl, r2, r0, lsr #2 │ │ │ │ │ sbceq r0, r2, r8, asr r0 │ │ │ │ │ - sbceq r0, r0, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r0], #128 @ 0x80 │ │ │ │ │ sbceq r5, r2, r8, ror r3 │ │ │ │ │ sbceq r7, r2, r8, lsl r9 │ │ │ │ │ - smulleq r0, r2, r0, r9 │ │ │ │ │ + sbceq r0, r2, r8, ror #18 │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r1, sl, r8, lsr #23 │ │ │ │ │ sbceq r3, r0, r8, ror sp │ │ │ │ │ smlalseq r4, fp, r0, lr │ │ │ │ │ adcseq sp, sp, r8, lsl sl │ │ │ │ │ adcseq sp, sp, r8, ror sl │ │ │ │ │ @@ -2907463,89 +2907235,89 @@ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ adcseq lr, sp, r0, ror #4 │ │ │ │ │ addeq ip, r1, r8, asr #27 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ - sbceq sp, r1, r0, lsl #21 │ │ │ │ │ - sbceq sl, r2, r8, ror #13 │ │ │ │ │ + sbceq sp, r1, r8, lsr #21 │ │ │ │ │ + sbceq sl, r2, r0, asr #13 │ │ │ │ │ sbceq r9, r2, r8, asr r0 │ │ │ │ │ strdeq fp, [r2], #208 @ 0xd0 │ │ │ │ │ sbceq sp, r2, r8, lsl #5 │ │ │ │ │ strheq lr, [r1], #32 │ │ │ │ │ sbceq r1, r1, r8, asr sl │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ ldrdeq r2, [r0], #200 @ 0xc8 │ │ │ │ │ sbceq r0, r1, r0, lsl #6 │ │ │ │ │ umlalseq lr, sp, r0, r8 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ umulleq r2, r0, r8, r1 │ │ │ │ │ adcseq lr, sp, r8, lsr sl │ │ │ │ │ adcseq lr, sp, r0, ror fp │ │ │ │ │ - sbceq r5, r2, r0, ror r1 │ │ │ │ │ + sbceq r5, r2, r8, lsr #1 │ │ │ │ │ sbceq r1, r2, r8, asr #17 │ │ │ │ │ smlaltbeq r4, r0, r8, pc @ │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ - adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ - sbceq pc, r1, r0, lsl #6 │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ + adcseq lr, pc, r8, lsl #20 │ │ │ │ │ + strheq pc, [r1], #32 @ │ │ │ │ │ sbceq fp, r2, r0, lsr #2 │ │ │ │ │ adcseq sl, pc, r0, ror #4 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ │ adcseq pc, pc, r8, ror #23 │ │ │ │ │ sbceq ip, r0, r0, lsl #1 │ │ │ │ │ adcseq pc, sp, r8, lsr r3 @ │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ @ instruction: 0x0117c9b8 │ │ │ │ │ adcseq pc, sp, r0, ror #8 │ │ │ │ │ sbceq r5, r2, r8, lsl #30 │ │ │ │ │ sbceq sp, r2, r0, asr #3 │ │ │ │ │ - adcseq r9, fp, r8, lsl #15 │ │ │ │ │ + adcseq r9, fp, r0, ror #14 │ │ │ │ │ adcseq sl, ip, r8, asr r0 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ adcseq lr, pc, r8, lsr #21 │ │ │ │ │ addeq r7, r1, r8, lsr #11 │ │ │ │ │ umlalseq r9, sl, r8, r1 │ │ │ │ │ - sbceq lr, r1, r8, ror #28 │ │ │ │ │ + sbceq lr, r1, r0, asr #28 │ │ │ │ │ sbceq r5, r2, r8, lsr #6 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq pc, r1, r8, ror #18 │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ - ldrdeq r6, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r6, [r2], #88 @ 0x58 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ adcseq r0, lr, r0, lsr #16 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ strheq sl, [r2], #72 @ 0x48 │ │ │ │ │ - strheq r6, [r2], #152 @ 0x98 │ │ │ │ │ + sbceq r6, r2, r0, ror #19 │ │ │ │ │ adcseq r0, lr, r0, lsl #23 │ │ │ │ │ addeq sl, r1, r8, lsr #16 │ │ │ │ │ sbceq r1, r2, r8, lsl #15 │ │ │ │ │ ldrhteq sl, [pc], r8 │ │ │ │ │ sbceq r7, r2, r0, lsr r0 │ │ │ │ │ tsteq r3, r8, asr #27 │ │ │ │ │ adcseq r1, lr, r0, ror #18 │ │ │ │ │ rscseq r6, fp, r8, ror r2 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ rscseq r6, fp, r8, lsr #5 │ │ │ │ │ sbceq lr, r0, r0, asr #3 │ │ │ │ │ - sbceq r0, r1, r0, asr #23 │ │ │ │ │ + smulleq r0, r1, r8, fp │ │ │ │ │ sbceq r9, r2, r0, lsl #1 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r3, r2, r8, lsl lr │ │ │ │ │ addeq ip, r1, r0, ror #14 │ │ │ │ │ rscseq r3, sl, r8, asr #7 │ │ │ │ │ sbceq r2, r2, r0, ror fp │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ ldrdeq r1, [r1], #200 @ 0xc8 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ sbceq fp, r2, r8, lsl r4 │ │ │ │ │ adcseq ip, pc, r8, lsr r2 @ │ │ │ │ │ adcseq r6, lr, r8, lsl #20 │ │ │ │ │ sbceq fp, r1, r8, asr #27 │ │ │ │ │ @@ -2907557,31 +2907329,31 @@ │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ adcseq pc, pc, r8, ror r3 @ │ │ │ │ │ sbceq r4, r2, r8, lsl r9 │ │ │ │ │ tsteq r3, r8, ror sp │ │ │ │ │ adcseq r6, lr, r0, lsr #29 │ │ │ │ │ sbceq r2, r0, r8, lsl lr │ │ │ │ │ adcseq r6, lr, r8, lsr pc │ │ │ │ │ - sbceq r3, r2, r0, asr r8 │ │ │ │ │ + sbceq r3, r2, r8, lsr #16 │ │ │ │ │ ldrsbteq r6, [lr], r8 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ - sbceq r8, r2, r8, lsl #10 │ │ │ │ │ + sbceq r8, r2, r0, lsr r5 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r6, r3, r8, lsl #30 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ - sbceq r6, r0, r8, lsl #25 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ + strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ strheq sp, [r2], #72 @ 0x48 │ │ │ │ │ rscseq r6, fp, r8, lsl r5 │ │ │ │ │ ldrdeq r3, [r3], #80 @ 0x50 │ │ │ │ │ sbceq lr, r0, r0, asr #8 │ │ │ │ │ sbceq r1, r3, r8, lsr #11 │ │ │ │ │ adcseq sl, sp, r0, lsr r0 │ │ │ │ │ - sbceq lr, r1, r8, lsl #30 │ │ │ │ │ + sbceq lr, r1, r0, ror #29 │ │ │ │ │ ldrhteq r8, [pc], r0 │ │ │ │ │ adcseq r9, sl, r0, lsl #1 │ │ │ │ │ sbceq r7, r2, r8, lsl lr │ │ │ │ │ adcseq sl, ip, r8, lsr #1 │ │ │ │ │ adcseq r2, r4, r8, lsl #5 │ │ │ │ │ rscseq r3, sl, r8, lsl #8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ @@ -2907590,38 +2907362,38 @@ │ │ │ │ │ strheq sp, [r2], #152 @ 0x98 │ │ │ │ │ sbceq pc, r1, r0, asr #28 │ │ │ │ │ sbceq r9, r3, r0, asr #13 │ │ │ │ │ tsteq r3, r8, asr pc │ │ │ │ │ sbceq fp, r2, r0, lsr #7 │ │ │ │ │ sbceq r1, r1, r8, lsl #15 │ │ │ │ │ sbceq r4, r2, r0, lsr #27 │ │ │ │ │ - sbceq pc, r1, r8, ror r3 @ │ │ │ │ │ + sbceq pc, r1, r0, asr r3 @ │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ tsteq r3, r0, lsl #31 │ │ │ │ │ sbceq r7, r2, r0, lsl #26 │ │ │ │ │ rscseq r6, fp, r8, ror #12 │ │ │ │ │ ldrdeq r9, [r3], #160 @ 0xa0 │ │ │ │ │ - sbceq r3, r0, r8, lsl #10 │ │ │ │ │ + sbceq r3, r0, r0, lsr r5 │ │ │ │ │ sbceq r9, r3, r0, lsl #6 │ │ │ │ │ - sbceq r4, r2, r0, lsl r7 │ │ │ │ │ + sbceq r4, r2, r8, ror #13 │ │ │ │ │ adcseq r9, lr, r8, lsl sl │ │ │ │ │ sbceq r6, r0, r8, asr #7 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ rscseq r6, fp, r8, asr #13 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ adcseq r9, lr, r0, lsl #25 │ │ │ │ │ ldrsbteq r9, [lr], r0 │ │ │ │ │ ldrdeq r2, [r2], #160 @ 0xa0 │ │ │ │ │ umlalseq sl, ip, r8, r1 │ │ │ │ │ - sbceq r2, r0, r8, lsr r2 │ │ │ │ │ - sbceq r7, r1, r0, ror #29 │ │ │ │ │ + sbceq r2, r0, r0, ror r1 │ │ │ │ │ + sbceq r7, r1, r8, lsl #30 │ │ │ │ │ sbceq r2, r2, r0, lsl #16 │ │ │ │ │ addeq ip, r1, r8, ror #13 │ │ │ │ │ strheq r0, [r2], #232 @ 0xe8 │ │ │ │ │ adcseq r0, r4, r8, lsl #20 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ @@ -2907886,53 +2907658,53 @@ │ │ │ │ │ stcvc 2, cr15, [sp], #272 @ 0x110 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ ... │ │ │ │ │ - b 87f0f0 <__bss_end__@@Base+0x181a40> │ │ │ │ │ + b 885b60 <__bss_end__@@Base+0x1884b0> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f0fc <__bss_end__@@Base+0x181a4c> │ │ │ │ │ + b 885b68 <__bss_end__@@Base+0x1884b8> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f094 <__bss_end__@@Base+0x1819e4> │ │ │ │ │ + b 885aac <__bss_end__@@Base+0x1883fc> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f00c <__bss_end__@@Base+0x18195c> │ │ │ │ │ + b 885980 <__bss_end__@@Base+0x1882d0> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f198 <__bss_end__@@Base+0x181ae8> │ │ │ │ │ + b 885c6c <__bss_end__@@Base+0x1885bc> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f19c <__bss_end__@@Base+0x181aec> │ │ │ │ │ + b 885c70 <__bss_end__@@Base+0x1885c0> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f014 <__bss_end__@@Base+0x181964> │ │ │ │ │ + b 885974 <__bss_end__@@Base+0x1882c4> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f220 <__bss_end__@@Base+0x181b70> │ │ │ │ │ + b 885d50 <__bss_end__@@Base+0x1886a0> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f100 <__bss_end__@@Base+0x181a50> │ │ │ │ │ + b 885b50 <__bss_end__@@Base+0x1884a0> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f19c <__bss_end__@@Base+0x181aec> │ │ │ │ │ + b 885c4c <__bss_end__@@Base+0x18859c> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f138 <__bss_end__@@Base+0x181a88> │ │ │ │ │ + b 885ba4 <__bss_end__@@Base+0x1884f4> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f230 <__bss_end__@@Base+0x181b80> │ │ │ │ │ + b 885d5c <__bss_end__@@Base+0x1886ac> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f144 <__bss_end__@@Base+0x181a94> │ │ │ │ │ + b 885ba8 <__bss_end__@@Base+0x1884f8> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f0e8 <__bss_end__@@Base+0x181a38> │ │ │ │ │ + b 885afc <__bss_end__@@Base+0x18844c> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f1d4 <__bss_end__@@Base+0x181b24> │ │ │ │ │ + b 885c94 <__bss_end__@@Base+0x1885e4> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f1f8 <__bss_end__@@Base+0x181b48> │ │ │ │ │ + b 885cd4 <__bss_end__@@Base+0x188624> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f12c <__bss_end__@@Base+0x181a7c> │ │ │ │ │ + b 885b70 <__bss_end__@@Base+0x1884c0> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f160 <__bss_end__@@Base+0x181ab0> │ │ │ │ │ + b 885bc0 <__bss_end__@@Base+0x188510> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f0cc <__bss_end__@@Base+0x181a1c> │ │ │ │ │ + b 885a98 <__bss_end__@@Base+0x1883e8> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ - b 87f060 <__bss_end__@@Base+0x1819b0> │ │ │ │ │ + b 885994 <__bss_end__@@Base+0x1882e4> │ │ │ │ │ sbcseq r7, pc, r8, asr r2 @ │ │ │ │ │ andle r0, r0, r4 │ │ │ │ │ @ instruction: 0x0115df90 │ │ │ │ │ tsteq r5, r8, lsl #31 │ │ │ │ │ tsteq r5, r0, lsl #31 │ │ │ │ │ tsteq r5, r0, ror pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -2909531,15 +2909303,15 @@ │ │ │ │ │ strdeq r5, [r1, -sp]! │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r9, [r1], #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x01214c19 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r9, r1, r0, ror #24 │ │ │ │ │ + sbceq r9, r1, r8, lsr ip │ │ │ │ │ @ instruction: 0x01213de9 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, ror #4 │ │ │ │ │ smlawbeq r1, r5, r2, r3 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909583,15 +2909355,15 @@ │ │ │ │ │ msreq CPSR_, r5, lsl #26 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r5, r1, r8, asr pc │ │ │ │ │ @ instruction: 0x01209c61 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - smulleq r6, r1, r0, r4 │ │ │ │ │ + sbceq r6, r1, r8, ror #8 │ │ │ │ │ @ instruction: 0x012088a5 │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x012101bd │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909611,15 +2909383,15 @@ │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r0, ror r1 │ │ │ │ │ smlawteq r0, sp, r9, sl │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - smulleq r6, r1, r0, r9 │ │ │ │ │ + sbceq r6, r1, r8, ror #18 │ │ │ │ │ smlawbeq r0, sp, r7, sl │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r0, lsr #12 │ │ │ │ │ @ instruction: 0x012562ed │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ @@ -2909643,15 +2909415,15 @@ │ │ │ │ │ smlawbeq r5, r1, r2, r7 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, asr #13 │ │ │ │ │ strdeq r8, [ip], r5 │ │ │ │ │ rscseq r9, fp, r8, lsr ip │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrdeq r7, [r1], #240 @ 0xf0 │ │ │ │ │ + sbceq r7, r1, r8, lsr #31 │ │ │ │ │ addeq r9, ip, r9, asr #12 │ │ │ │ │ rscseq r9, fp, r8, lsr ip │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r0, ror #29 │ │ │ │ │ addeq r9, ip, r1, asr r0 │ │ │ │ │ rscseq r9, fp, r8, lsr ip │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909787,15 +2909559,15 @@ │ │ │ │ │ @ instruction: 0x01241db9 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r1, [r3], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x01241c05 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r7, r3, r0, asr #23 │ │ │ │ │ + adcseq r7, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01243f9d │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq sl, r3, r8, asr r0 │ │ │ │ │ ldrdeq r7, [pc, -r5]! │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909827,15 +2909599,15 @@ │ │ │ │ │ @ instruction: 0x012f7135 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r8, lsr #11 │ │ │ │ │ @ instruction: 0x012f30e1 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r0, ror #29 │ │ │ │ │ + sbceq r7, r1, r8, lsl #30 │ │ │ │ │ smlawteq pc, r9, r6, r9 @ │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r8, lsl #20 │ │ │ │ │ @ instruction: 0x012f8f21 │ │ │ │ │ tsteq ip, r0, asr r0 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909843,27 +2909615,27 @@ │ │ │ │ │ tsteq sl, r1, asr r7 @ │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r8, lsl #30 │ │ │ │ │ tsteq sl, r9, asr fp │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strdeq r0, [r3], #88 @ 0x58 │ │ │ │ │ + sbceq r0, r3, r0, lsr #12 │ │ │ │ │ smlabbeq sl, r9, pc, r6 @ │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, asr #27 │ │ │ │ │ tsteq sl, sp, lsr #4 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r0, r0, asr #3 │ │ │ │ │ smlabbeq sl, r1, lr, r6 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r0, ror #14 │ │ │ │ │ + adcseq r1, r4, r8, lsr r7 │ │ │ │ │ tsteq sl, r1, lsl #18 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, lsr r5 │ │ │ │ │ @ instruction: 0x010a99b1 │ │ │ │ │ smlabteq pc, r0, r5, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909883,15 +2909655,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq r4, r5, r0, lsr r7 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrhteq pc, [r3], r0 @ │ │ │ │ │ strdeq pc, [r5, -r5]! │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq pc, r3, r0, lsl #6 │ │ │ │ │ + adcseq pc, r3, r8, lsr #6 │ │ │ │ │ smulwbeq r6, r1, r6 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, lsl r4 │ │ │ │ │ @ instruction: 0x0125ccad │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909903,23 +2909675,23 @@ │ │ │ │ │ @ instruction: 0x01226315 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r1, r3, r8, r6 │ │ │ │ │ @ instruction: 0x01230f5d │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r0, lsl #16 │ │ │ │ │ + sbceq r1, r3, r0, asr r8 │ │ │ │ │ @ instruction: 0x01224f65 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x0122ae95 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrsbteq lr, [r3], r0 │ │ │ │ │ + adcseq lr, r3, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01225629 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r1, [r4], r8 │ │ │ │ │ @ instruction: 0x01225a2d │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2909931,15 +2909703,15 @@ │ │ │ │ │ smlawbeq r2, r5, r6, ip │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq ip, r1, r8, fp │ │ │ │ │ @ instruction: 0x0122535d │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r0, ror r1 │ │ │ │ │ + umlalseq r1, r4, r8, r1 │ │ │ │ │ @ instruction: 0x01224eb9 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq sp, r1, r8, r1 │ │ │ │ │ @ instruction: 0x01262c51 │ │ │ │ │ rscseq sl, fp, r0, lsl sl │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ @@ -2910049,23 +2909821,23 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r0, lsl r7 │ │ │ │ │ teqeq lr, r1, lsl #31 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ ldrsbeq r3, [pc], #192 @ │ │ │ │ │ - svccc 0x00daabd8 │ │ │ │ │ + vldmiacc r0, {d17-} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq r4, r5, r8, ror #14 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ sbcseq r3, pc, r8, asr #26 │ │ │ │ │ - svccc 0x00daad8c │ │ │ │ │ + ldclcc 13, cr1, [r0], {140} @ 0x8c │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r0, ror #24 │ │ │ │ │ @ instruction: 0x01267a5d │ │ │ │ │ smlatteq sp, r0, r6, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r8, lsl r9 │ │ │ │ │ @ instruction: 0x01266e55 │ │ │ │ │ @@ -2910131,15 +2909903,15 @@ │ │ │ │ │ ldrdeq pc, [r3, -sp]! │ │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq sl, [r1], #72 @ 0x48 │ │ │ │ │ @ instruction: 0x0123eee1 │ │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrhteq lr, [r3], r0 │ │ │ │ │ + ldrsbteq lr, [r3], r8 │ │ │ │ │ @ instruction: 0x01240855 │ │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, asr #8 │ │ │ │ │ @ instruction: 0x0124015d │ │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2910211,15 +2909983,15 @@ │ │ │ │ │ @ instruction: 0x01255c15 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq pc, r2, r0, asr #28 │ │ │ │ │ @ instruction: 0x01242451 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r8, ror #13 │ │ │ │ │ + sbceq r1, r3, r0, lsl r7 │ │ │ │ │ smlawteq r4, r5, r3, r2 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, lsr #31 │ │ │ │ │ @ instruction: 0x01242915 │ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2910411,15 +2910183,15 @@ │ │ │ │ │ @ instruction: 0x0127a791 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, lsr #17 │ │ │ │ │ @ instruction: 0x0127c9b5 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - umlalseq r1, r4, r8, r1 │ │ │ │ │ + adcseq r1, r4, r0, ror r1 │ │ │ │ │ smlawbeq r7, r1, lr, r5 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq fp, r1, r8, fp │ │ │ │ │ @ instruction: 0x01278d79 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2910435,15 +2910207,15 @@ │ │ │ │ │ smlawbeq r7, r5, r9, r8 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r0, lsl #31 │ │ │ │ │ smlawbeq r7, sp, lr, r7 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq fp, r1, r0, asr #23 │ │ │ │ │ + sbceq fp, r1, r8, ror #23 │ │ │ │ │ @ instruction: 0x01275591 │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r0, lsr r5 │ │ │ │ │ strdeq r8, [r7, -r5]! │ │ │ │ │ strdeq r4, [pc, -r8] │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2911222,15 +2910994,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ adcseq r0, pc, r8, asr #26 │ │ │ │ │ addeq r1, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r0, r1 │ │ │ │ │ - ldrdeq r4, [r4, #-112]! @ 0xffffff90 │ │ │ │ │ + cmneq r4, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, sl, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r8, asr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -2911620,43 +2911392,43 @@ │ │ │ │ │ strdeq sl, [fp, -r9]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, ror r1 │ │ │ │ │ @ instruction: 0x012a4699 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r8, asr #22 │ │ │ │ │ + sbceq r0, r3, r0, ror fp │ │ │ │ │ smlawteq sl, r5, r4, r3 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, ror r8 │ │ │ │ │ @ instruction: 0x012bd629 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r0, ror r1 │ │ │ │ │ @ instruction: 0x012b4cbd │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r0, lsl r2 │ │ │ │ │ + sbceq r8, r1, r8, lsr r2 │ │ │ │ │ @ instruction: 0x012aa0a1 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ + smulleq pc, r2, r0, lr @ │ │ │ │ │ @ instruction: 0x012ab909 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, ror r3 │ │ │ │ │ ldrdeq r0, [sl, -r5]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, lsr #2 │ │ │ │ │ @ instruction: 0x012a0319 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r8, lsl lr │ │ │ │ │ + sbceq r8, r1, r0, asr #28 │ │ │ │ │ smulwbeq sl, r1, r1 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, asr r3 │ │ │ │ │ @ instruction: 0x0129ea05 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2911780,35 +2911552,35 @@ │ │ │ │ │ @ instruction: 0x012a5de5 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, ror #19 │ │ │ │ │ @ instruction: 0x012b67ad │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r0, ror fp │ │ │ │ │ + smulleq r0, r3, r8, fp │ │ │ │ │ ldrdeq sl, [fp, -sp]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r2, [r3], #120 @ 0x78 │ │ │ │ │ @ instruction: 0x012b63e1 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, lsl #25 │ │ │ │ │ @ instruction: 0x012b5fed │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ smlawteq fp, r1, fp, r5 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq sl, [r1], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x012a5c45 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r0, r4, r8, lsr #31 │ │ │ │ │ + adcseq r0, r4, r0, lsl #31 │ │ │ │ │ @ instruction: 0x012a1f61 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r7, r3, r0, lsl ip │ │ │ │ │ @ instruction: 0x012ba061 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2911848,15 +2911620,15 @@ │ │ │ │ │ @ instruction: 0x012a4579 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, lsl r2 │ │ │ │ │ msreq CPSR_fc, r1 @ │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r8, lsl #30 │ │ │ │ │ + sbceq r1, r3, r0, ror #29 │ │ │ │ │ smlawbeq fp, r1, r6, r7 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, lsl #31 │ │ │ │ │ ldrdeq lr, [r9, -sp]! │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2911864,15 +2911636,15 @@ │ │ │ │ │ @ instruction: 0x012a5221 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq sl, r3, r0, lsr sl │ │ │ │ │ smlawbeq fp, r5, lr, r7 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrdeq sl, [r1], #200 @ 0xc8 │ │ │ │ │ + strheq sl, [r1], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x012a5105 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, ror #24 │ │ │ │ │ @ instruction: 0x012b53b1 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2911888,15 +2911660,15 @@ │ │ │ │ │ @ instruction: 0x012a4de1 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r8, [r1], #192 @ 0xc0 │ │ │ │ │ @ instruction: 0x012a1835 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r8, r3, r8, ror #28 │ │ │ │ │ + umlalseq r8, r3, r0, lr │ │ │ │ │ smlawteq fp, sp, r5, r1 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, ror fp │ │ │ │ │ @ instruction: 0x012a4c49 │ │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2911914,57 +2911686,57 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, lsl #31 │ │ │ │ │ teqeq r4, r1 @ │ │ │ │ │ @ instruction: 0x011042d8 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, sl, asr r0 │ │ │ │ │ andle r0, r0, pc, lsr #32 │ │ │ │ │ - svccc 0x00d7b56c │ │ │ │ │ + stclcc 5, cr2, [sp], {108} @ 0x6c │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ umlalseq r1, r4, r0, r9 │ │ │ │ │ teqeq lr, r1 @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, sl, asr r0 │ │ │ │ │ andle r0, r0, pc, lsr #32 │ │ │ │ │ - svccc 0x00d7b714 │ │ │ │ │ + stclcc 7, cr2, [sp], {20} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r8, lsl r4 │ │ │ │ │ @ instruction: 0x012c1ea5 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, lsr #21 │ │ │ │ │ @ instruction: 0x012c1165 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r0, asr r8 │ │ │ │ │ @ instruction: 0x012c0015 │ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r0, r4, r0, ror #14 │ │ │ │ │ + adcseq r0, r4, r8, ror #13 │ │ │ │ │ teqeq lr, r5 @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlawbeq pc, r8, r7, sl @ │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, sl, asr r0 │ │ │ │ │ andle r0, r0, pc, lsr #32 │ │ │ │ │ - svccc 0x00d7d370 │ │ │ │ │ + stclcc 3, cr4, [sp], {112} @ 0x70 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, sl, asr r0 │ │ │ │ │ andle r0, r0, pc, lsr #32 │ │ │ │ │ - svccc 0x00d7d374 │ │ │ │ │ + stclcc 3, cr4, [sp], {116} @ 0x74 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r8, ror #28 │ │ │ │ │ teqeq pc, r1, ror r7 @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r8, lsl #15 │ │ │ │ │ + adcseq r1, r4, r0, ror #14 │ │ │ │ │ ldrsbeq r1, [pc, -r1]! @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, asr #28 │ │ │ │ │ @ instruction: 0x012ca1b9 │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2912000,15 +2911772,15 @@ │ │ │ │ │ smlawteq ip, r9, r7, fp │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8, ror #3 │ │ │ │ │ sbcseq r8, pc, r9, ror #17 │ │ │ │ │ @ instruction: 0x010db6b0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r8, ror #18 │ │ │ │ │ + smulleq r7, r1, r0, r9 │ │ │ │ │ sbcseq r8, pc, r5, asr r0 @ │ │ │ │ │ @ instruction: 0x010db6b0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, lsr #17 │ │ │ │ │ @ instruction: 0x012cd03d │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ @@ -2912076,15 +2911848,15 @@ │ │ │ │ │ teqeq pc, r1, asr #26 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r8, ror #3 │ │ │ │ │ qsubeq r7, sp, ip │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r0, r4, r0, lsl #31 │ │ │ │ │ + adcseq r0, r4, r8, lsr #31 │ │ │ │ │ @ instruction: 0x012c5849 │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, ror #3 │ │ │ │ │ smlawbeq ip, r9, r5, r5 │ │ │ │ │ @ instruction: 0x011396f8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2912152,15 +2911924,15 @@ │ │ │ │ │ teqeq r5, r9 @ │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq sl, [pc, -r8]! │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r8, r3, r8, lsr #26 │ │ │ │ │ + adcseq r8, r3, r0, asr sp │ │ │ │ │ teqeq r5, r1, asr #23 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, lsl r9 │ │ │ │ │ teqeq r5, r5, lsr #3 │ │ │ │ │ @ instruction: 0x01125890 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2912228,15 +2912000,15 @@ │ │ │ │ │ @ instruction: 0x012e6639 │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, lsl r4 │ │ │ │ │ @ instruction: 0x012e071d │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r0, ror r6 │ │ │ │ │ + sbceq r2, r3, r8, asr #12 │ │ │ │ │ msreq SP_fiq, sp │ │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq lr, r2, r8, fp │ │ │ │ │ teqeq lr, r9, lsl r9 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ @@ -2912372,15 +2912144,15 @@ │ │ │ │ │ teqeq r5, r9 @ @ │ │ │ │ │ smlatbeq pc, r8, r2, r8 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r0, lsl #1 │ │ │ │ │ teqeq r1, r5, lsl sp │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r0, lsl #11 │ │ │ │ │ + sbceq r0, r3, r8, asr r5 │ │ │ │ │ teqeq r1, r5, asr #28 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r8, asr #17 │ │ │ │ │ ldrsbeq sp, [r1, -r9]! │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2912484,23 +2912256,23 @@ │ │ │ │ │ teqeq r1, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r0, lsl #31 │ │ │ │ │ teqeq r1, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strdeq r9, [r1], #8 │ │ │ │ │ + sbceq r9, r1, r8, lsr #1 │ │ │ │ │ teqeq r2, r1, asr #12 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r6, [r1], #240 @ 0xf0 │ │ │ │ │ teqeq r1, sp, ror lr │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r8, lsl #30 │ │ │ │ │ + sbceq r7, r1, r0, ror #29 │ │ │ │ │ teqeq r2, r1, lsr r1 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, asr sl │ │ │ │ │ teqeq r2, r1, lsr r5 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -2953414,20 +2953186,20 @@ │ │ │ │ │ adcseq r9, r9, r0, asr #8 │ │ │ │ │ adcseq r9, r9, r8 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ tsteq ip, r0, lsl #7 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq sl, r8, lsl r2 │ │ │ │ │ tsteq sl, r0, lsr r2 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ │ sbceq pc, r1, r8, lsl r4 @ │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ │ sbceq r6, r3, r8, ror r8 │ │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ │ @@ -2953446,15 +2953218,15 @@ │ │ │ │ │ sbceq r1, r3, r0, lsl #1 │ │ │ │ │ @ instruction: 0x011c68f0 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ adcseq r1, r4, r0, ror #19 │ │ │ │ │ smulleq sp, r2, r8, r1 │ │ │ │ │ - sbceq sp, r2, r0, lsr pc │ │ │ │ │ + sbceq sp, r2, r8, lsl #30 │ │ │ │ │ sbceq r7, r3, r0, lsr r0 │ │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ │ sbceq r3, r1, r0, lsr #7 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ sbceq r1, r1, r0, asr r3 │ │ │ │ │ smulleq pc, r1, r0, r9 @ │ │ │ │ │ ldrdeq r6, [r2], #120 @ 0x78 │ │ │ │ │ @@ -2953476,23 +2953248,23 @@ │ │ │ │ │ smulleq r7, r3, r0, r4 │ │ │ │ │ teqeq r0, r8, lsl #15 │ │ │ │ │ sbceq r4, r2, r0, lsl #6 │ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ │ strheq ip, [r0], #32 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ - sbceq r1, r2, r8, lsr #6 │ │ │ │ │ + sbceq r1, r2, r0, lsl #6 │ │ │ │ │ teqeq r0, r0, lsl ip │ │ │ │ │ ldrdeq sp, [r2], #120 @ 0x78 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ sbceq r3, r2, r8, lsl #15 │ │ │ │ │ @ instruction: 0x011c7390 │ │ │ │ │ sbceq r1, r3, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsl r4 │ │ │ │ │ - strheq pc, [r0], #232 @ 0xe8 @ │ │ │ │ │ + smulleq pc, r0, r0, lr @ │ │ │ │ │ @ instruction: 0x011c74d0 │ │ │ │ │ ldrble lr, [r5, #256]! @ 0x100 │ │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ │ bgt 15b6c38 <__bss_end__@@Base+0xeb9588> │ │ │ │ │ tsteq ip, r0, lsr #11 │ │ │ │ │ @ instruction: 0x011c75d8 │ │ │ │ │ sbceq r3, r3, r0, asr #8 │ │ │ │ │ @@ -2953516,27 +2953288,27 @@ │ │ │ │ │ tsteq ip, r8, ror #23 │ │ │ │ │ sbceq r8, r0, r8, asr #2 │ │ │ │ │ tsteq ip, r0, asr ip │ │ │ │ │ sbceq r9, r0, r0, lsl #21 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ sbceq r7, r3, r0, asr r3 │ │ │ │ │ sbceq ip, r2, r0, lsr #27 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ tsteq ip, r0, asr #31 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq r2, r2, r0, ror fp │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ - strdeq r9, [r1], #8 │ │ │ │ │ + sbceq r9, r1, r8, lsr #1 │ │ │ │ │ ldrsheq r9, [ip, -r0] │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ tsteq ip, r0, ror r1 │ │ │ │ │ sbceq pc, r1, r0, lsl #31 │ │ │ │ │ sbceq r3, r0, r8, asr #17 │ │ │ │ │ adcseq r4, pc, r0, asr sp @ │ │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ │ @@ -2953546,47 +2953318,47 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ adcseq sl, sp, r0, ror r6 │ │ │ │ │ sbceq lr, r2, r8, asr #27 │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ sbceq r5, r1, r8, ror #8 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ - sbceq r0, r3, r0, lsl #11 │ │ │ │ │ + sbceq r0, r3, r8, asr r5 │ │ │ │ │ tsteq ip, r8, lsl r7 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ - adcseq ip, pc, r8, asr #2 │ │ │ │ │ + adcseq ip, pc, r0, lsr #2 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ sbceq r2, r3, r8, lsl #30 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ sbceq r3, r2, r8, lsl #20 │ │ │ │ │ addeq sl, r1, r0, asr #8 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, asr #21 │ │ │ │ │ strdeq r9, [r1], #48 @ 0x30 │ │ │ │ │ tsteq ip, r8, asr #23 │ │ │ │ │ tsteq ip, r0, lsl #24 │ │ │ │ │ tsteq ip, r8, lsr ip │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ tsteq ip, r0, lsr #25 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ │ addeq r9, r1, r8, lsl lr │ │ │ │ │ @ instruction: 0x011c9db0 │ │ │ │ │ tsteq ip, r8, lsl #29 │ │ │ │ │ rscseq r5, fp, r0, lsl #1 │ │ │ │ │ @ instruction: 0x011c9fd0 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ sbceq r1, r3, r0, lsr #22 │ │ │ │ │ sbceq r2, r2, r8, lsl #25 │ │ │ │ │ adcseq r9, pc, r8, asr r0 @ │ │ │ │ │ sbceq r1, r2, r8, asr r5 │ │ │ │ │ sbceq fp, r1, r8, lsr ip │ │ │ │ │ ldrsbteq lr, [pc], r0 │ │ │ │ │ sbceq r1, r2, r8, asr #7 │ │ │ │ │ - umlalseq sl, pc, r0, lr @ │ │ │ │ │ + adcseq sl, pc, r0, ror #29 │ │ │ │ │ sbceq r9, r1, r8, asr sl │ │ │ │ │ sbceq r3, r0, r0, ror fp │ │ │ │ │ umlalseq sl, r3, r0, r9 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ │ umlalseq r2, r4, r8, r6 │ │ │ │ │ sbcseq sl, r4, r8, lsr ip │ │ │ │ │ @@ -2953595,15 +2953367,15 @@ │ │ │ │ │ sbceq r1, r1, r0, ror r1 │ │ │ │ │ addeq ip, r1, r0, lsr #12 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ strheq r8, [r2], #112 @ 0x70 │ │ │ │ │ sbceq sl, r2, r0, asr #23 │ │ │ │ │ ldrdeq r8, [r1], #160 @ 0xa0 │ │ │ │ │ sbceq r3, r3, r0, lsl #6 │ │ │ │ │ ldrsbteq r0, [r4], r0 │ │ │ │ │ tsteq ip, r8, asr #19 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ @@ -2953637,43 +2953409,43 @@ │ │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ │ sbceq sl, r1, r0, asr #18 │ │ │ │ │ adcseq r0, r4, r0, lsr #22 │ │ │ │ │ sbceq r8, r1, r0, lsl #31 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ sbceq fp, r2, r0, ror r1 │ │ │ │ │ - sbceq r7, r1, r8, lsl #30 │ │ │ │ │ + sbceq r7, r1, r0, ror #29 │ │ │ │ │ @ instruction: 0x011cb7b0 │ │ │ │ │ sbceq ip, r2, r8, asr r5 │ │ │ │ │ sbceq r6, r3, r8, lsl r9 │ │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ │ @ instruction: 0x011cb898 │ │ │ │ │ @ instruction: 0x011cb8d8 │ │ │ │ │ adcseq r9, pc, r8, lsr #11 │ │ │ │ │ strdeq sl, [r2], #88 @ 0x58 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ ldrsbteq lr, [r3], r0 │ │ │ │ │ @ instruction: 0x011cb9d8 │ │ │ │ │ - ldrshteq sp, [pc], r0 │ │ │ │ │ + adcseq sp, pc, r8, asr #27 │ │ │ │ │ sbceq r6, r1, r8, lsl #5 │ │ │ │ │ tsteq ip, r8, ror sl │ │ │ │ │ sbceq lr, r2, r8, asr #12 │ │ │ │ │ sbceq r6, r1, r0, asr #8 │ │ │ │ │ - sbceq sp, r2, r8, lsr r7 │ │ │ │ │ - strdeq pc, [r0], #8 │ │ │ │ │ + sbceq sp, r2, r0, lsl r7 │ │ │ │ │ + sbceq pc, r0, r0, lsr #2 │ │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ │ tsteq ip, r8, lsr #25 │ │ │ │ │ tsteq ip, r8, ror #25 │ │ │ │ │ sbceq r2, r2, r0, ror #4 │ │ │ │ │ sbceq r4, r3, r8, lsl r4 │ │ │ │ │ sbceq r5, r1, r8, ror r8 │ │ │ │ │ sbcseq pc, r3, r8, asr pc @ │ │ │ │ │ sbceq r9, r2, r0, ror r6 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ - sbceq r0, r2, r8, lsl r9 │ │ │ │ │ + strdeq r0, [r2], #128 @ 0x80 │ │ │ │ │ sbceq r6, r1, r8, ror r8 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r2, r3, r8, ror #13 │ │ │ │ │ sbceq ip, r2, r0, asr #23 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ @@ -2953686,30 +2953458,30 @@ │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ sbcseq sl, r4, r8, lsl r4 │ │ │ │ │ sbceq r7, r1, r8, lsr #21 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ @ instruction: 0x011cd7d8 │ │ │ │ │ strdeq r9, [r3], #88 @ 0x58 │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ teqeq r0, r0, lsl #31 │ │ │ │ │ sbcseq r4, r4, r8, asr r5 │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ smullseq r4, r4, r0, r9 @ │ │ │ │ │ sbceq ip, r2, r8, lsr #21 │ │ │ │ │ sbceq fp, r1, r8, asr #27 │ │ │ │ │ - strdeq r6, [r2], #88 @ 0x58 │ │ │ │ │ + ldrdeq r6, [r2], #80 @ 0x50 │ │ │ │ │ sbceq r0, r0, r8, asr #22 │ │ │ │ │ strdeq sl, [r2], #48 @ 0x30 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ tsteq r8, r8, lsl #7 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ ldrdeq fp, [r2], #120 @ 0x78 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ - ldrshteq ip, [pc], r0 │ │ │ │ │ + adcseq ip, pc, r8, asr #17 │ │ │ │ │ tsteq ip, r8, asr lr │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ adcseq r9, r9, r0, lsr #7 │ │ │ │ │ sbceq r3, r2, r0, ror #9 │ │ │ │ │ adcseq r4, pc, r8, lsr #16 │ │ │ │ │ sbceq r0, r2, r0, asr #18 │ │ │ │ │ strdeq r4, [r2], #128 @ 0x80 │ │ │ │ │ @@ -2953742,25 +2953514,25 @@ │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ tsteq ip, r8, asr fp │ │ │ │ │ sbceq r8, r2, r8, lsr #6 │ │ │ │ │ tsteq ip, r8, ror #25 │ │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ │ sbceq r0, r1, r0, asr #8 │ │ │ │ │ sbceq r1, r1, r0, asr sp │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ adcseq lr, pc, r0, lsl #31 │ │ │ │ │ ldrdeq r3, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq r0, r3, r8, asr sl │ │ │ │ │ @ instruction: 0x011cee98 │ │ │ │ │ sbcseq sl, r4, r8, asr #2 │ │ │ │ │ - smulleq pc, r1, r0, r4 @ │ │ │ │ │ - sbceq sp, r0, r8, ror r3 │ │ │ │ │ + sbceq pc, r1, r8, ror #8 │ │ │ │ │ + sbceq sp, r0, r0, asr r3 │ │ │ │ │ sbceq r8, r3, r0, ror r1 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r8, r1, r8, asr sl │ │ │ │ │ sbceq pc, r0, r8, lsl #20 │ │ │ │ │ adcseq sl, r3, r0, lsr r0 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ sbceq r1, r3, r0, asr #13 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ ldrshteq r0, [r4], r0 │ │ │ │ │ @@ -2953772,15 +2953544,15 @@ │ │ │ │ │ tsteq sp, r0, ror #15 │ │ │ │ │ sbceq sl, r2, r8, lsl lr │ │ │ │ │ ldrdeq r6, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, ror r8 │ │ │ │ │ adcseq sl, pc, r8, lsl #25 │ │ │ │ │ tsteq sp, r0, ror #17 │ │ │ │ │ tsteq sp, r8, lsl r9 │ │ │ │ │ - sbceq r2, r2, r0, ror r6 │ │ │ │ │ + ldrdeq r2, [r2], #80 @ 0x50 │ │ │ │ │ sbceq sl, r2, r8, lsr #31 │ │ │ │ │ sbceq r3, r2, r8, lsr #1 │ │ │ │ │ @ instruction: 0x011d0ab0 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ sbceq r3, r0, r8, lsl #25 │ │ │ │ │ tsteq sp, r0, asr lr │ │ │ │ │ @@ -2953788,23 +2953560,23 @@ │ │ │ │ │ tsteq sp, r8, lsl pc │ │ │ │ │ adcseq lr, r3, r8, lsl r4 │ │ │ │ │ sbceq r6, r2, r8, asr #2 │ │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ │ @ instruction: 0x011d1090 │ │ │ │ │ ldrsbeq r1, [sp, -r0] │ │ │ │ │ adcseq pc, pc, r8, lsl #10 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ cmpeq r0, r8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ sbceq r8, r2, r8, ror r8 │ │ │ │ │ sbceq r2, r2, r0, lsl #6 │ │ │ │ │ tsteq sp, r0, ror r2 │ │ │ │ │ sbceq r2, r3, r0, lsr pc │ │ │ │ │ - sbceq r8, r2, r0, lsl ip │ │ │ │ │ + sbceq r8, r2, r8, ror #23 │ │ │ │ │ tsteq sp, r8, ror #7 │ │ │ │ │ tsteq sp, r0, ror #8 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ sbceq r6, r3, r8, lsl #30 │ │ │ │ │ sbceq fp, r2, r0, ror #19 │ │ │ │ │ ldrdeq r3, [r3], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x011d1598 │ │ │ │ │ @@ -2953818,27 +2953590,27 @@ │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ adcseq pc, r3, r8, asr r0 @ │ │ │ │ │ ldrsbeq sl, [r4], #40 @ 0x28 │ │ │ │ │ sbceq r1, r3, r8, ror #28 │ │ │ │ │ ldrheq sl, [r4], #32 │ │ │ │ │ sbceq r0, r3, r0, asr r8 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ - adcseq pc, pc, r0, asr sp @ │ │ │ │ │ + adcseq pc, pc, r0, lsl #26 │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ adcseq r9, pc, r0, lsr pc @ │ │ │ │ │ @ instruction: 0x010bdeb8 │ │ │ │ │ adcseq fp, pc, r0, asr #8 │ │ │ │ │ smlabbeq fp, r0, pc, sp @ │ │ │ │ │ umlalseq sl, sp, r8, r6 │ │ │ │ │ smlatbeq ip, r8, r0, r1 │ │ │ │ │ adcseq r4, pc, r8, ror #28 │ │ │ │ │ qaddeq r1, r8, ip │ │ │ │ │ sbceq r0, r0, r0, ror r1 │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ - sbceq r8, r1, r0, asr #28 │ │ │ │ │ + sbceq r8, r1, r8, lsl lr │ │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ │ tsteq sp, r8, lsr #24 │ │ │ │ │ tsteq sp, r0, lsl #25 │ │ │ │ │ @ instruction: 0x011d1cb8 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ │ tsteq sp, r0, ror #26 │ │ │ │ │ @@ -2953855,62 +2953627,62 @@ │ │ │ │ │ adcseq r1, r4, r0, asr #28 │ │ │ │ │ ldrsbteq pc, [pc], r0 @ │ │ │ │ │ sbceq pc, r0, r0, lsr r5 @ │ │ │ │ │ adcseq r2, r4, r8, lsr #11 │ │ │ │ │ ldrdeq r1, [r3], #240 @ 0xf0 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ sbceq r1, r3, r0, ror #24 │ │ │ │ │ - smulleq r0, r3, r0, r9 │ │ │ │ │ + sbceq r0, r3, r8, ror #18 │ │ │ │ │ tsteq sp, r8, ror #11 │ │ │ │ │ adcseq lr, r3, r0, asr #23 │ │ │ │ │ sbceq sp, r2, r0, ror #4 │ │ │ │ │ - sbceq sp, r2, r8, asr r0 │ │ │ │ │ + sbceq sp, r2, r8 │ │ │ │ │ adcseq r9, r9, r0, ror #29 │ │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ │ adcseq r9, sl, r8, lsr #1 │ │ │ │ │ sbceq sl, r3, r8, asr #17 │ │ │ │ │ sbceq lr, r1, r8, asr #22 │ │ │ │ │ smulleq r9, r2, r8, r6 │ │ │ │ │ tsteq sp, r0, ror #20 │ │ │ │ │ strheq r6, [r1], #112 @ 0x70 │ │ │ │ │ sbceq r1, r3, r0, lsl #21 │ │ │ │ │ sbceq r3, r2, r8, ror #13 │ │ │ │ │ - sbceq r0, r3, r8, asr r5 │ │ │ │ │ + sbceq r0, r3, r0, lsl #11 │ │ │ │ │ adcseq sl, r3, r8, lsr #16 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ tsteq r8, r8, lsl #8 │ │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ │ adcseq pc, pc, r0, lsr pc @ │ │ │ │ │ smlaltbeq r4, r0, r8, r0 │ │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ │ tsteq sp, r0, asr #3 │ │ │ │ │ smulleq r2, r2, r8, r1 @ │ │ │ │ │ - sbceq lr, r1, r0, asr #13 │ │ │ │ │ - sbceq r0, r2, r0, asr #23 │ │ │ │ │ - sbceq r3, r2, r0, lsr #27 │ │ │ │ │ + sbceq lr, r1, r0, lsr #12 │ │ │ │ │ + smulleq r0, r2, r8, fp │ │ │ │ │ + sbceq r3, r2, r8, asr #27 │ │ │ │ │ strdeq r4, [r1], #208 @ 0xd0 │ │ │ │ │ adcseq sl, ip, r0, lsl #16 │ │ │ │ │ strdeq r0, [r0], #88 @ 0x58 │ │ │ │ │ adcseq r9, fp, r8, lsr r7 │ │ │ │ │ sbceq r4, r3, r8, asr r0 │ │ │ │ │ - ldrshteq sl, [sp], r0 │ │ │ │ │ + adcseq sl, sp, r8, lsl lr │ │ │ │ │ sbceq sl, r2, r0, lsl #21 │ │ │ │ │ - ldrdeq r3, [r2], #160 @ 0xa0 │ │ │ │ │ + sbceq r3, r2, r0, lsl #21 │ │ │ │ │ addeq pc, r0, r0, ror fp @ │ │ │ │ │ ldrdeq r6, [r1], #240 @ 0xf0 │ │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ │ tsteq sp, r0, lsl #13 │ │ │ │ │ sbceq r4, r3, r8, ror #3 │ │ │ │ │ ldrdeq r0, [r2], #0 │ │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ │ - sbceq sp, r1, r8, ror #28 │ │ │ │ │ + strdeq sp, [r1], #208 @ 0xd0 │ │ │ │ │ tsteq sp, r0, lsl #21 │ │ │ │ │ - smulleq r0, r3, r8, r1 │ │ │ │ │ + sbceq r0, r3, r0, ror r1 │ │ │ │ │ umlalseq pc, pc, r8, r1 @ │ │ │ │ │ sbceq r3, r3, r0, lsl ip │ │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ │ tsteq sp, r0, lsl #25 │ │ │ │ │ smulleq lr, r0, r8, r6 │ │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ │ rscseq r8, fp, r8, lsr ip │ │ │ │ │ @@ -2953926,15 +2953698,15 @@ │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ sbceq r8, r3, r0, asr sp │ │ │ │ │ adcseq r9, sl, r8, lsr r7 │ │ │ │ │ tsteq r8, r8, lsl #9 │ │ │ │ │ smulleq fp, r2, r0, lr │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ sbceq fp, r1, r8, lsr #31 │ │ │ │ │ - ldrhteq sl, [pc], r0 │ │ │ │ │ + adcseq sl, pc, r8, lsl #15 │ │ │ │ │ sbceq fp, r1, r0, lsl ip │ │ │ │ │ smulleq ip, r1, r8, r6 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ tsteq sp, r0, lsr #23 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ adcseq pc, pc, r0, lsl #21 │ │ │ │ │ @@ -2953977,15 +2953749,15 @@ │ │ │ │ │ tsteq sp, r8, asr r5 │ │ │ │ │ sbceq r3, r2, r8, lsr #31 │ │ │ │ │ ldrsheq sl, [r4], #8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #2 │ │ │ │ │ tsteq sp, r0, asr r7 │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ sbceq lr, r2, r8, lsr #31 │ │ │ │ │ - sbceq sp, r2, r0, asr sp │ │ │ │ │ + sbceq sp, r2, r0, lsl #26 │ │ │ │ │ sbceq r7, r3, r8, lsr r2 │ │ │ │ │ strdeq pc, [r0], #88 @ 0x58 │ │ │ │ │ sbceq r4, r2, r0, lsr r5 │ │ │ │ │ sbceq r0, r2, r0, ror #24 │ │ │ │ │ @ instruction: 0x011d7df8 │ │ │ │ │ tsteq sp, r0, ror lr │ │ │ │ │ tsteq sp, r8, lsr #29 │ │ │ │ │ @@ -2954032,27 +2953804,27 @@ │ │ │ │ │ tsteq sp, r8, ror r0 │ │ │ │ │ ldrheq sl, [sp, -r0] │ │ │ │ │ addeq ip, r1, r0, asr sp │ │ │ │ │ adcseq r8, pc, r0, asr r8 @ │ │ │ │ │ sbceq lr, r0, r0, asr r3 │ │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ │ strheq pc, [r0], #192 @ 0xc0 @ │ │ │ │ │ - adcseq ip, pc, r8, asr #22 │ │ │ │ │ + ldrshteq ip, [pc], r8 │ │ │ │ │ ldrdeq r8, [r0], #200 @ 0xc8 │ │ │ │ │ - sbceq r8, r1, r8, lsr ip │ │ │ │ │ + sbceq r8, r1, r8, ror #23 │ │ │ │ │ adcseq lr, pc, r0, ror #4 │ │ │ │ │ - adcseq r4, pc, r0, lsl #26 │ │ │ │ │ + ldrsbteq r4, [pc], r8 │ │ │ │ │ adcseq lr, pc, r8, lsr #26 │ │ │ │ │ tsteq sl, r8, lsl #27 │ │ │ │ │ sbceq r3, r1, r8, lsr #26 │ │ │ │ │ tsteq sp, r0, lsl r5 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ sbceq ip, r1, r8, asr r0 │ │ │ │ │ @ instruction: 0x011a4db8 │ │ │ │ │ - sbceq r6, r2, r8, asr sl │ │ │ │ │ + sbceq r6, r2, r0, lsr sl │ │ │ │ │ tsteq sp, r0, lsr #13 │ │ │ │ │ tsteq sp, r8, lsl r7 │ │ │ │ │ sbceq pc, r2, r0, ror #4 │ │ │ │ │ sbceq pc, r2, r0, lsr #17 │ │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ sbceq pc, r2, r0, lsr r0 @ │ │ │ │ │ @@ -2958376,15 +2958148,15 @@ │ │ │ │ │ stmiblt lr!, {ip, sp, lr, pc}^ │ │ │ │ │ ldrdeq r9, [r3], #40 @ 0x28 │ │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ │ sbceq r6, r2, r0, ror #29 │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ smlabteq lr, r8, r0, r3 │ │ │ │ │ smlatteq lr, r0, r0, r3 │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ sbceq sp, r0, r0, ror #4 │ │ │ │ │ @@ -2958396,29 +2958168,29 @@ │ │ │ │ │ tsteq lr, r8, lsr #2 │ │ │ │ │ @ instruction: 0x010d05b8 │ │ │ │ │ adcseq r9, r9, r0, asr #13 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ smlabbeq lr, r8, r1, r3 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ - sbceq sl, r2, r8 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ + ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ @ instruction: 0x010e31b8 │ │ │ │ │ sbceq r3, r0, r8, asr r5 │ │ │ │ │ ldrdeq r3, [lr, -r0] │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ sbceq r9, r3, r0, lsl #1 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq r9, r3, r0, asr #13 │ │ │ │ │ sbceq lr, r2, r0, lsr r5 │ │ │ │ │ adcseq ip, pc, r0, ror #9 │ │ │ │ │ - strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r9, [r2], #200 @ 0xc8 │ │ │ │ │ strheq sl, [r2], #72 @ 0x48 │ │ │ │ │ ldrshteq lr, [pc], r8 │ │ │ │ │ strheq r5, [r2], #152 @ 0x98 │ │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ │ adcseq r1, r4, r8, asr #12 │ │ │ │ │ teqeq r0, r0, lsl #11 │ │ │ │ │ strdeq r0, [sp, -r0] │ │ │ │ │ @@ -2958430,51 +2958202,51 @@ │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ adcseq sl, pc, r0, lsl #31 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ adcseq r9, r3, r8, lsl r4 │ │ │ │ │ sbcseq sl, r4, r8, lsr ip │ │ │ │ │ smulleq r0, r1, r0, r4 │ │ │ │ │ - sbceq r3, r0, r8, lsl #10 │ │ │ │ │ - sbceq r0, r2, r8, ror #18 │ │ │ │ │ + sbceq r3, r0, r0, lsr r5 │ │ │ │ │ + sbceq r0, r2, r8, lsl #20 │ │ │ │ │ strdeq sp, [r1], #128 @ 0x80 │ │ │ │ │ sbceq r1, r2, r8, lsl #15 │ │ │ │ │ ldrhteq sl, [pc], r8 │ │ │ │ │ tsteq sp, r0, ror #12 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ - adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ + adcseq lr, pc, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ sbceq r3, r2, r0, lsl #1 │ │ │ │ │ sbceq sp, r1, r0, lsl #26 │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ - ldrsbteq sl, [ip], r0 │ │ │ │ │ + adcseq sl, ip, r8, asr r5 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ sbceq r8, r2, r8, lsr #26 │ │ │ │ │ smulleq r5, r3, r8, r6 │ │ │ │ │ adcseq sl, sp, r0, lsl #6 │ │ │ │ │ sbceq r6, r2, r0, lsl #1 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ strdeq r1, [r1], #168 @ 0xa8 │ │ │ │ │ sbceq ip, r2, r0, asr r8 │ │ │ │ │ rscseq r7, sl, r8, lsr #28 │ │ │ │ │ sbceq r6, r0, r8 │ │ │ │ │ adcseq r9, r9, r0, lsr #17 │ │ │ │ │ - sbceq r1, r1, r8, ror r8 │ │ │ │ │ + sbceq r1, r1, r0, lsr #17 │ │ │ │ │ ldrdeq sp, [r0], #160 @ 0xa0 │ │ │ │ │ sbceq pc, r1, r8, lsr r2 @ │ │ │ │ │ - adcseq r9, fp, r8, lsr #11 │ │ │ │ │ + ldrsbteq r9, [fp], r0 │ │ │ │ │ sbcseq r2, r4, r0, asr #13 │ │ │ │ │ adcseq lr, pc, r0, lsl #11 │ │ │ │ │ - ldrsbteq sl, [sp], r8 │ │ │ │ │ + adcseq sl, sp, r8, lsr r7 │ │ │ │ │ adcseq r4, pc, r0, lsr sl @ │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbceq r9, r3, r0, ror r6 │ │ │ │ │ tsteq sp, r8, lsl #18 │ │ │ │ │ smlatteq sp, r0, pc, fp @ │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ teqeq r3, r9, lsl #27 │ │ │ │ │ @@ -2985908,15 +2985680,15 @@ │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ sbceq sl, r0, r0, ror r1 │ │ │ │ │ strheq r7, [r3], #192 @ 0xc0 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq r6, r2, r0, ror #29 │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x011043b0 │ │ │ │ │ @ instruction: 0x011043f8 │ │ │ │ │ @@ -2986035,15 +2985807,15 @@ │ │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ │ ldrdeq pc, [pc, -r0]! │ │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ │ adcseq pc, pc, r8, lsl #5 │ │ │ │ │ sbceq ip, r0, r0, asr #8 │ │ │ │ │ sbceq fp, r0, r8, ror r8 │ │ │ │ │ teqeq r0, r8, lsr #1 │ │ │ │ │ - sbceq r3, r2, r8, ror #3 │ │ │ │ │ + sbceq r3, r2, r0, asr #3 │ │ │ │ │ sbceq fp, r2, r8, lsr #26 │ │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ │ @ instruction: 0x01104998 │ │ │ │ │ @ instruction: 0x011049b0 │ │ │ │ │ tsteq r0, r8, asr #19 │ │ │ │ │ @@ -2986054,15 +2985826,15 @@ │ │ │ │ │ teqeq r0, r0, lsr #2 │ │ │ │ │ tsteq r0, r0, lsl sl │ │ │ │ │ sbceq ip, r0, r0, ror r1 │ │ │ │ │ ldrdeq ip, [r0], #160 @ 0xa0 │ │ │ │ │ ldrdeq ip, [r0], #40 @ 0x28 │ │ │ │ │ tsteq r0, r0, lsl #19 │ │ │ │ │ sbceq r7, r2, r8, asr r5 │ │ │ │ │ - adcseq r4, pc, r8, lsl #15 │ │ │ │ │ + adcseq r4, pc, r0, ror #14 │ │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ │ @ instruction: 0x01104ad0 │ │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ │ @@ -2986107,15 +2985879,15 @@ │ │ │ │ │ tsteq r0, r0, asr #29 │ │ │ │ │ teqeq r0, r0, ror #4 │ │ │ │ │ @ instruction: 0x01104ed8 │ │ │ │ │ teqeq r0, r8, lsl #5 │ │ │ │ │ @ instruction: 0x01104ef0 │ │ │ │ │ tsteq r0, r8, lsr #26 │ │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ │ - strheq r7, [r2], #32 │ │ │ │ │ + sbceq r7, r2, r8, lsl #5 │ │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ │ sbceq pc, r0, r8, lsr r2 @ │ │ │ │ │ tsteq r0, r0, ror sp │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ tsteq r3, r8, lsr #21 │ │ │ │ │ tsteq r0, r8 │ │ │ │ │ @ instruction: 0x012fd6e8 │ │ │ │ │ @@ -2986209,15 +2985981,15 @@ │ │ │ │ │ sbceq r2, r0, r0, asr #28 │ │ │ │ │ sbceq fp, r2, r8, lsr #1 │ │ │ │ │ sbceq r6, r2, r0, ror r6 │ │ │ │ │ sbceq ip, r0, r0, lsr sl │ │ │ │ │ sbceq sp, r1, r8, asr sl │ │ │ │ │ ldrsbteq sp, [pc], r8 │ │ │ │ │ strheq r4, [r1], #32 │ │ │ │ │ - strheq lr, [r1], #112 @ 0x70 │ │ │ │ │ + sbceq lr, r1, r0, lsl #16 │ │ │ │ │ sbceq lr, r1, r8, lsr ip │ │ │ │ │ sbceq r3, r2, r8, lsr r2 │ │ │ │ │ @ instruction: 0x011144b8 │ │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ │ addeq sl, r3, r0, asr sp │ │ │ │ │ addeq r9, r1, r8, asr pc │ │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ │ @@ -2991881,15 +2991653,15 @@ │ │ │ │ │ bllt d90810 <__bss_end__@@Base+0x693160> │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ smlabteq pc, r0, sl, r5 @ │ │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ │ smlabteq pc, r0, fp, r5 @ │ │ │ │ │ - sbceq r4, r0, r0, lsr #7 │ │ │ │ │ + sbceq r4, r0, r8, asr #7 │ │ │ │ │ smlatbeq pc, r0, ip, r5 @ │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ @ instruction: 0x010f6598 │ │ │ │ │ sbceq r9, r3, r8, lsl r9 │ │ │ │ │ tsteq pc, r8, lsr #12 │ │ │ │ │ smlatbeq lr, r8, r8, r2 │ │ │ │ │ @@ -2991916,38 +2991688,38 @@ │ │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ │ sbceq sl, r0, r0, asr r3 │ │ │ │ │ smlatbeq pc, r8, r5, r7 @ │ │ │ │ │ sbceq r4, r2, r8, asr #17 │ │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ │ teqeq r0, r0, asr #28 │ │ │ │ │ smlatteq pc, r0, sl, r7 │ │ │ │ │ - sbceq lr, r0, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ smulleq lr, r0, r0, r4 │ │ │ │ │ adcseq r2, r4, r8, lsr #21 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq sl, r2, r8, lsr r2 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq r2, r8, ror fp │ │ │ │ │ addeq sp, r1, r8, asr r0 │ │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ │ teqeq r0, r8, lsl #15 │ │ │ │ │ @ instruction: 0x01125bd8 │ │ │ │ │ - sbceq r0, r2, r8, asr #12 │ │ │ │ │ + sbceq r0, r2, r0, ror r6 │ │ │ │ │ @ instruction: 0x01125bf0 │ │ │ │ │ smlabbeq pc, r0, r4, r9 @ │ │ │ │ │ tsteq r2, r8, lsl #24 │ │ │ │ │ addeq r2, r1, r8, lsl r9 │ │ │ │ │ smulleq r0, r1, r0, lr │ │ │ │ │ sbceq r8, r1, r0, lsr pc │ │ │ │ │ strheq r4, [r0], #112 @ 0x70 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ sbceq r0, r1, r8, lsr #21 │ │ │ │ │ tsteq r2, r8, ror #24 │ │ │ │ │ tsteq r2, r0, lsl #25 │ │ │ │ │ - adcseq r8, pc, r0, lsr #12 │ │ │ │ │ + adcseq r8, pc, r8, asr #12 │ │ │ │ │ sbceq r6, r0, r8, ror #28 │ │ │ │ │ adcseq pc, pc, r8, ror #13 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ sbceq r1, r1, r8, lsr ip │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ sbceq r1, r0, r8, lsr r2 │ │ │ │ │ strdeq r3, [r0], r8 │ │ │ │ │ @@ -2991959,15 +2991731,15 @@ │ │ │ │ │ addeq r9, r1, r8, lsl r9 │ │ │ │ │ @ instruction: 0x01125cf8 │ │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ │ adcseq lr, r3, r8, lsr #11 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #19 │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ - sbceq r1, r2, r8, lsr #16 │ │ │ │ │ + sbceq r1, r2, r0, lsl #16 │ │ │ │ │ sbcseq lr, r4, r0, asr #18 │ │ │ │ │ tsteq pc, r8, asr #6 │ │ │ │ │ @ instruction: 0x010fa3b8 │ │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ │ sbcseq r9, r4, r8, lsl #25 │ │ │ │ │ strdeq sl, [pc, -r8] │ │ │ │ │ adcseq ip, pc, r0, lsl #6 │ │ │ │ │ @@ -2991992,27 +2991764,27 @@ │ │ │ │ │ ldrsbeq r2, [r4], #40 @ 0x28 │ │ │ │ │ teqeq r0, r8, asr sl │ │ │ │ │ teqeq r0, r0, lsr #22 │ │ │ │ │ smlatteq pc, r0, pc, sl @ │ │ │ │ │ ldrdeq r0, [r1], #240 @ 0xf0 │ │ │ │ │ sbceq r8, r1, r8, lsl r9 │ │ │ │ │ teqeq r0, r8, asr #22 │ │ │ │ │ - adcseq r8, r3, r8, lsr #26 │ │ │ │ │ + adcseq r8, r3, r0, asr sp │ │ │ │ │ sbceq r8, r3, r8, lsr r7 │ │ │ │ │ sbceq r8, r3, r0, ror #14 │ │ │ │ │ sbceq r0, r0, r8, lsr r7 │ │ │ │ │ teqeq r0, r0, ror fp │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ sbceq r4, r2, r8, lsl r9 │ │ │ │ │ sbceq r0, r1, r0, asr r8 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ ldrhteq r9, [sl], #72 @ 0x48 │ │ │ │ │ - smulleq pc, r0, r0, lr @ │ │ │ │ │ + strheq pc, [r0], #232 @ 0xe8 @ │ │ │ │ │ sbceq r9, r1, r8, asr #27 │ │ │ │ │ rscseq pc, sl, r8, asr pc @ │ │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ │ sbceq r3, r0, r0, ror #4 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ @@ -2992052,15 +2991824,15 @@ │ │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ │ tsteq r2, r8 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ smulleq r4, r0, r8, r6 │ │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ │ umaaleq r8, r9, r8, pc @ │ │ │ │ │ tsteq pc, r8, lsl pc @ │ │ │ │ │ - strheq lr, [r0], #32 │ │ │ │ │ + sbceq lr, r0, r8, lsl #5 │ │ │ │ │ tsteq r2, r8, rrx │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ adcseq r9, r9, r0, ror r6 │ │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ │ tsteq r2, r0, asr #2 │ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ │ @@ -2992071,15 +2991843,15 @@ │ │ │ │ │ smlabteq pc, r8, r7, lr @ │ │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ │ sbceq sl, r0, r8, lsl #10 │ │ │ │ │ tsteq r2, r8, lsl #3 │ │ │ │ │ andle r0, r0, r3 │ │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ │ sbceq lr, r2, r8, ror #18 │ │ │ │ │ - sbceq sl, r2, r0, lsl #16 │ │ │ │ │ + sbceq sl, r2, r8, lsr #16 │ │ │ │ │ ldrsbeq r8, [r4], #120 @ 0x78 │ │ │ │ │ sbceq r7, r2, r8, lsl #25 │ │ │ │ │ @ instruction: 0x011281d0 │ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ │ adcseq lr, pc, r0, lsl #16 │ │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ │ @@ -2992115,15 +2991887,15 @@ │ │ │ │ │ adcseq r1, r4, r8, ror #18 │ │ │ │ │ @ instruction: 0x01100ff8 │ │ │ │ │ smlatbeq lr, r8, r9, r2 │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ teqeq r0, r0, lsr r0 │ │ │ │ │ rscseq r0, fp, r0, asr #3 │ │ │ │ │ ldrsheq r2, [r0, -r8]! │ │ │ │ │ - sbceq r3, r1, r8, lsr #21 │ │ │ │ │ + ldrdeq r3, [r1], #160 @ 0xa0 │ │ │ │ │ teqeq r0, r0, lsr #2 │ │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ │ adcseq r0, r4, r0, ror #19 │ │ │ │ │ teqeq r0, r0, ror r1 │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ teqeq r0, r0, asr #3 │ │ │ │ │ @@ -3000064,15 +2999836,15 @@ │ │ │ │ │ addeq r2, r2, r0, ror #19 │ │ │ │ │ sbceq ip, r0, r8, lsr #6 │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ adcseq r9, r9, r0, lsl #21 │ │ │ │ │ addeq ip, r1, r8, lsr r2 │ │ │ │ │ ldrdeq r5, [r3], #0 │ │ │ │ │ ldrdeq r4, [r3], #80 @ 0x50 │ │ │ │ │ - sbceq r5, r2, r8, ror #18 │ │ │ │ │ + sbceq r5, r2, r0, asr #18 │ │ │ │ │ sbceq r4, r1, r0, lsr r0 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ sbcseq lr, r4, r8, ror #18 │ │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ strdeq r5, [r2], r0 │ │ │ │ │ addeq r5, r2, r8, lsl r4 │ │ │ │ │ @@ -3000102,15 +2999874,15 @@ │ │ │ │ │ addeq r2, r2, r8, asr #7 │ │ │ │ │ addeq r2, r0, r8, lsr r7 │ │ │ │ │ ldrsbteq sl, [r9], #240 @ 0xf0 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ ldrshteq r6, [lr], r0 │ │ │ │ │ ldrsheq r5, [lr, -r8] │ │ │ │ │ rscseq r9, fp, r0, lsr fp │ │ │ │ │ - sbceq r2, r2, r0, asr r8 │ │ │ │ │ + sbceq r2, r2, r8, lsr #16 │ │ │ │ │ rscseq r9, fp, r8, asr #22 │ │ │ │ │ rscseq r9, fp, r0, ror #22 │ │ │ │ │ rscseq r9, fp, r8, ror fp │ │ │ │ │ addeq sl, r1, r8, asr #27 │ │ │ │ │ subeq r9, r9, r0, lsr fp │ │ │ │ │ adcseq r7, lr, r8, lsr #3 │ │ │ │ │ adcseq r7, lr, r0, lsl #4 │ │ │ │ │ @@ -3000161,15 +2999933,15 @@ │ │ │ │ │ sbceq ip, r0, r8, lsr #21 │ │ │ │ │ ldrsbeq r2, [r4], #40 @ 0x28 │ │ │ │ │ addeq r5, r0, r8, lsl #10 │ │ │ │ │ rscseq r9, fp, r0, lsl sp │ │ │ │ │ rscseq r9, fp, r8, asr sp │ │ │ │ │ smlawbeq pc, r8, r7, sp @ │ │ │ │ │ ldrhteq r9, [fp], #216 @ 0xd8 │ │ │ │ │ - adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ + adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ rscseq r9, fp, r8, ror #30 │ │ │ │ │ rscseq r9, fp, r0, ror #31 │ │ │ │ │ addeq r3, r0, r0, asr #18 │ │ │ │ │ addeq r5, r0, r0, lsl #6 │ │ │ │ │ addeq r5, r0, r8, ror r3 │ │ │ │ │ addeq r5, r0, r8, lsr #6 │ │ │ │ │ @@ -3000191,15 +2999963,15 @@ │ │ │ │ │ sbceq pc, r2, r8, lsl #25 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ sbceq r2, r0, r0, ror #4 │ │ │ │ │ adcseq lr, lr, r0, lsl r6 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ sbcseq lr, r4, r8, lsl lr │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq r3, r0, r8, lsr r7 │ │ │ │ │ rscseq sl, fp, r0, lsr #9 │ │ │ │ │ sbceq sl, r2, r0, asr #3 │ │ │ │ │ sbceq pc, r2, r0, ror #24 │ │ │ │ │ ldrhteq sl, [fp], #72 @ 0x48 │ │ │ │ │ ldrsbteq sl, [fp], #64 @ 0x40 │ │ │ │ │ adcseq r4, pc, r0, ror #24 │ │ │ │ │ @@ -3013213,15 +3012985,15 @@ │ │ │ │ │ svclt 0x0000bd27 │ │ │ │ │ teqeq r6, r0, ror r5 │ │ │ │ │ teqeq r5, sp, lsl #19 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ tsteq sp, r0, asr r8 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ - ldrshteq sl, [sp], r0 │ │ │ │ │ + adcseq sl, sp, r8, lsl lr │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ sbceq sp, r0, r0, asr #13 │ │ │ │ │ sbceq sl, r3, r8, lsl r9 │ │ │ │ │ rscseq r8, fp, r0, lsr #22 │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ @@ -3013232,36 +3013004,36 @@ │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ tsteq sp, r8, asr sp │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r8, sl, r8, lsr #6 │ │ │ │ │ sbceq r7, r0, r0, lsr r0 │ │ │ │ │ sbceq pc, r2, r8, lsr ip @ │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ sbceq fp, r2, r0, lsl #6 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ strdeq r7, [sp, -r8] │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ ldrdeq r8, [pc, -r0] │ │ │ │ │ smlatteq pc, r8, r4, r8 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ - sbceq r3, r2, r8, asr #2 │ │ │ │ │ + sbceq r3, r2, r0, lsr #2 │ │ │ │ │ sbceq r3, r0, r8, ror #23 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ sbceq r2, r2, r0, ror fp │ │ │ │ │ sbceq r6, r2, r0, lsr r0 │ │ │ │ │ sbceq r6, r3, r0, lsl ip │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ @@ -3013275,15 +3013047,15 @@ │ │ │ │ │ strdeq r8, [sp, -r0] │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ smlatteq sp, r8, r2, r8 │ │ │ │ │ tsteq sp, r0, lsr r3 │ │ │ │ │ sbceq r3, r0, r8, lsl #25 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ adcseq sl, pc, r8, ror r3 @ │ │ │ │ │ smlabbeq sp, r8, r4, r8 │ │ │ │ │ sbceq r6, r3, r8, ror #23 │ │ │ │ │ sbceq r0, r3, r8, lsr #11 │ │ │ │ │ tsteq sp, r0, lsr #10 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ @@ -3013326,15 +3013098,15 @@ │ │ │ │ │ smlatteq sp, r0, r0, lr │ │ │ │ │ mrseq lr, SP_fiq │ │ │ │ │ tsteq sp, r8, ror #6 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ tsteq sp, r8, asr #24 │ │ │ │ │ ldrdeq lr, [sp, -r8] │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ tsteq sp, r8, asr #10 @ │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ sbceq r0, r1, r8, ror sp │ │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ smlabteq sp, r8, r6, pc @ │ │ │ │ │ rscseq r8, r9, r0, asr #13 │ │ │ │ │ @@ -3013348,15 +3013120,15 @@ │ │ │ │ │ sbcseq lr, r4, r8, lsr #1 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ strdeq r5, [r1], #208 @ 0xd0 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ teqeq r0, r0, ror #19 │ │ │ │ │ rscseq r8, sl, r8, lsl #9 │ │ │ │ │ rscseq r0, fp, r8, lsl #30 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ strdeq r8, [pc, -r0] │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ sbceq r0, r1, r0, asr #13 │ │ │ │ │ sbceq r7, r2, r8, lsl r9 │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ @@ -3013386,30 +3013158,30 @@ │ │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r8, r1, r8, lsr #21 │ │ │ │ │ sbceq r3, r3, r8, lsr #21 │ │ │ │ │ sbceq lr, r2, r8, lsr #31 │ │ │ │ │ sbceq r9, r3, r0, ror r1 │ │ │ │ │ sbceq r7, r3, r8, ror r3 │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ │ sbceq r1, r2, r0, lsl #21 │ │ │ │ │ @ instruction: 0x010e0898 │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ │ sbceq r1, r3, r8, lsl #20 │ │ │ │ │ smlabbeq lr, r8, r9, r0 │ │ │ │ │ sbceq r8, r3, r0, lsr #17 │ │ │ │ │ teqeq r0, r8, asr sl │ │ │ │ │ sbceq fp, r1, r8, asr #27 │ │ │ │ │ tsteq lr, r8, ror #20 │ │ │ │ │ sbceq r3, r3, r0, asr #8 │ │ │ │ │ smlatteq lr, r8, sl, r0 │ │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ ldrhteq sl, [sp], r8 │ │ │ │ │ adcseq r9, r9, r0, asr #8 │ │ │ │ │ sbceq r1, r2, r0, lsl r7 │ │ │ │ │ strdeq sp, [pc, -r8] │ │ │ │ │ smlatbeq pc, r0, sl, sp @ │ │ │ │ │ strheq r5, [r0], #32 │ │ │ │ │ rscseq r8, r9, r8, lsl r9 │ │ │ │ │ @@ -3013437,15 +3013209,15 @@ │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ addeq r5, r0, r8, lsr #11 │ │ │ │ │ sbceq sl, r1, r8, ror #8 │ │ │ │ │ sbceq pc, r2, r0, lsr r0 @ │ │ │ │ │ smlabbeq lr, r0, r5, r1 │ │ │ │ │ @ instruction: 0x010e15b8 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ smulleq r6, r0, r8, r1 │ │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ │ @ instruction: 0x010e1690 │ │ │ │ │ smlabteq lr, r8, r6, r1 │ │ │ │ │ tsteq lr, r8, lsl #14 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ tsteq lr, r8, ror r7 │ │ │ │ │ @@ -3013454,16 +3013226,16 @@ │ │ │ │ │ sbceq r7, r3, r0, asr #3 │ │ │ │ │ tsteq lr, r8, asr r8 │ │ │ │ │ sbceq fp, r1, r0, lsr #7 │ │ │ │ │ smlabbeq pc, r8, sp, sp @ │ │ │ │ │ smlatbeq pc, r0, sp, sp @ │ │ │ │ │ smlatbeq lr, r0, r9, r1 │ │ │ │ │ ldrdeq r1, [lr, -r8] │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ smlatteq lr, r8, sl, r1 │ │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ │ tsteq lr, r8, asr fp │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ smlabteq lr, r8, fp, r1 │ │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ │ @@ -3013527,17 +3013299,17 @@ │ │ │ │ │ tsteq r0, r0, asr #2 │ │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ │ @ instruction: 0x010e4d90 │ │ │ │ │ adcseq r1, r4, r8, lsl lr │ │ │ │ │ adcseq lr, r3, r8, lsr #31 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ ldrdeq r7, [r2], #160 @ 0xa0 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ sbceq r4, r2, r8, lsl #25 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ sbceq r1, r1, r0, asr sp │ │ │ │ │ sbceq pc, r1, r8, ror #3 │ │ │ │ │ sbceq pc, r0, r0, asr #8 │ │ │ │ │ sbceq r0, r2, r0, asr #13 │ │ │ │ │ adcseq r9, r3, r8, asr #7 │ │ │ │ │ smlabbeq lr, r8, r5, r5 │ │ │ │ │ smlatteq lr, r0, r5, r5 │ │ │ │ │ @@ -3015986,20 +3015758,20 @@ │ │ │ │ │ sbceq pc, r8, ip, asr #4 │ │ │ │ │ eorsne pc, r6, r0, asr #5 │ │ │ │ │ ldmiblt ip, {ip, sp, lr, pc}^ │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ smlaltbeq r4, r0, r8, r5 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ ldrdeq r5, [r1], #120 @ 0x78 │ │ │ │ │ smlabbeq lr, r8, r1, r2 │ │ │ │ │ smlaltteq r4, r0, r8, r6 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ - sbceq ip, r2, r0, lsl #26 │ │ │ │ │ + sbceq ip, r2, r0, asr sp │ │ │ │ │ sbceq r0, r3, r8, lsr #16 │ │ │ │ │ sbceq r7, r2, r8, ror #18 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ smlabteq pc, r0, r0, r1 @ │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq r9, r2, r8, lsl #10 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ @@ -3018317,15 +3018089,15 @@ │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ │ strheq r4, [r0, #-192] @ 0xffffff40 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ ldrdeq r5, [r1], #120 @ 0x78 │ │ │ │ │ cmpeq r0, r0, lsl #26 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ hvceq 1240 @ 0x4d8 │ │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ │ smlaltbeq r4, r0, r0, sp │ │ │ │ │ smlalbteq r4, r0, r8, sp │ │ │ │ │ addeq sl, r1, r0, asr r3 │ │ │ │ │ smlalbbeq r4, r0, r8, ip │ │ │ │ │ sbceq pc, r1, r0, lsl #26 │ │ │ │ │ @@ -3018336,25 +3018108,25 @@ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq pc, r4, r0, lsr #2 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ tsteq r0, r0, ror #1 │ │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq r0, r8, ror #6 │ │ │ │ │ - sbceq r8, r0, r0, ror fp │ │ │ │ │ + smulleq r8, r0, r8, fp │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r3, r0, lsl r1 │ │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ │ tsteq r0, r8, lsr #15 │ │ │ │ │ smulleq r3, r2, r8, r6 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ - sbceq r8, r2, r8 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ + sbceq r8, r2, r0, lsr r0 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq r3, r8, lsl #3 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbceq r1, r2, r8, lsr r2 │ │ │ │ │ adcseq pc, pc, r8, asr r5 @ │ │ │ │ │ addeq r3, r0, r8, lsl #15 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ @@ -3021105,31 +3020877,31 @@ │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ adcseq sp, pc, r0, ror #4 │ │ │ │ │ adcseq r1, r4, r8, asr pc │ │ │ │ │ adcseq r9, sl, r8, lsr r2 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ sbceq lr, r2, r0, lsl ip │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ - adcseq r9, pc, r0, lsl #21 │ │ │ │ │ + adcseq r9, pc, r8, asr sl @ │ │ │ │ │ sbceq r7, r3, r8, asr pc │ │ │ │ │ - adcseq r8, r3, r0, asr sp │ │ │ │ │ + adcseq r8, r3, r8, lsr #26 │ │ │ │ │ smulleq r5, r2, r8, fp │ │ │ │ │ sbceq r7, r3, r0, lsl #31 │ │ │ │ │ - adcseq r9, r3, r0, lsl #6 │ │ │ │ │ + adcseq r9, r3, r0, lsr #12 │ │ │ │ │ ldrhteq r9, [r3], r0 │ │ │ │ │ adcseq sl, pc, r8, ror r3 @ │ │ │ │ │ @ instruction: 0x01120bf8 │ │ │ │ │ sbceq r7, r2, r0, lsl #16 │ │ │ │ │ sbceq r4, r2, r8, asr #12 │ │ │ │ │ adcseq sl, pc, r8, ror sp @ │ │ │ │ │ sbceq lr, r1, r0, lsr sl │ │ │ │ │ - strdeq r4, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq r4, r2, r8, lsl lr │ │ │ │ │ strdeq r5, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ sbceq r6, r2, r8, asr pc │ │ │ │ │ sbceq r7, r3, r8, lsl #30 │ │ │ │ │ adcseq r9, sl, r8, lsr #21 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrdeq r8, [r3], #0 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ @@ -3021141,37 +3020913,37 @@ │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ smulleq ip, r2, r8, fp │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ sbceq r3, r2, r0, lsl #11 │ │ │ │ │ sbceq r6, r2, r8, asr #17 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ - adcseq pc, r3, r8, lsr #6 │ │ │ │ │ + adcseq pc, r3, r0, lsl #6 │ │ │ │ │ sbceq r8, r3, r0, lsr r0 │ │ │ │ │ sbceq r8, r3, r8, asr r0 │ │ │ │ │ @ instruction: 0x01405698 │ │ │ │ │ - sbceq r5, r2, r0, lsl #26 │ │ │ │ │ + sbceq r5, r2, r8, lsr #26 │ │ │ │ │ sbceq r8, r3, r0, lsl #1 │ │ │ │ │ sbceq r1, r2, r8, asr sl │ │ │ │ │ strheq r9, [r3], #32 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r5, r8, ror #6 │ │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ │ tsteq r2, r0, asr #21 │ │ │ │ │ - sbceq r1, r3, r0, lsr pc │ │ │ │ │ + sbceq r1, r3, r8, asr pc │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ sbceq r8, r3, r8, lsr #1 │ │ │ │ │ adcseq r2, r4, r8, lsr r7 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ sbceq r9, r3, r0, lsl r2 │ │ │ │ │ @ instruction: 0x01121cb0 │ │ │ │ │ - sbceq r4, r3, r8, asr #17 │ │ │ │ │ + strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ │ sbceq lr, r1, r8, asr #7 │ │ │ │ │ @ instruction: 0x00844cb0 │ │ │ │ │ tsteq r2, r0, ror #29 │ │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ │ addeq r2, r1, r8, asr #2 │ │ │ │ │ @@ -3032273,15 +3032045,15 @@ │ │ │ │ │ svclt 0x0000e6c5 │ │ │ │ │ subvc pc, r8, fp, asr #12 │ │ │ │ │ eorsne pc, r7, r0, asr #5 │ │ │ │ │ stcllt 0, cr15, [lr], {0} │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ - adcseq sl, pc, r0, lsl #1 │ │ │ │ │ + adcseq sl, pc, r8, asr r0 @ │ │ │ │ │ sbceq r6, r0, r8, lsl r4 │ │ │ │ │ sbceq sl, r1, r8, ror #3 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq r2, r8, ror #1 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x01163098 │ │ │ │ │ @@ -3032354,42 +3032126,42 @@ │ │ │ │ │ sbceq r8, r3, r0, lsr #2 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ smulleq sl, r2, r8, r1 │ │ │ │ │ sbceq r4, r3, r0, asr #18 │ │ │ │ │ smlabteq ip, r8, r3, r1 │ │ │ │ │ tsteq r3, r0, lsl #7 │ │ │ │ │ hvceq 1456 @ 0x5b0 │ │ │ │ │ - sbceq ip, r2, r0, lsl r7 │ │ │ │ │ + ldrdeq ip, [r2], #120 @ 0x78 │ │ │ │ │ @ instruction: 0x011334b0 │ │ │ │ │ @ instruction: 0x011634d0 │ │ │ │ │ smulleq r3, r3, r0, lr @ │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ │ - sbceq r6, r2, r0, lsr #2 │ │ │ │ │ + strdeq r6, [r2], #8 │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ adcseq r4, pc, r8, ror #3 │ │ │ │ │ sbceq r0, r3, r8, ror #3 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ strheq r4, [r3], #72 @ 0x48 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ sbcseq r2, r4, r0, lsl ip │ │ │ │ │ smulleq r5, r3, r8, r1 │ │ │ │ │ - adcseq r1, r4, r0, lsl #31 │ │ │ │ │ + adcseq r1, r4, r8, lsr #31 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ - smulleq r7, r2, r8, fp │ │ │ │ │ + sbceq r7, r2, r8, ror #23 │ │ │ │ │ ldrhteq r8, [pc], r8 │ │ │ │ │ - sbceq r7, r1, r8, lsl r9 │ │ │ │ │ + sbceq r7, r1, r0, asr #18 │ │ │ │ │ tsteq r3, r8, asr #23 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ tsteq r3, r8, ror #24 │ │ │ │ │ tsteq r3, r0, lsr #25 │ │ │ │ │ @ instruction: 0x01133cd8 │ │ │ │ │ tsteq r3, r0, lsr #26 │ │ │ │ │ tsteq r3, r0, ror #26 │ │ │ │ │ adcseq sp, pc, r0, ror #19 │ │ │ │ │ tsteq r6, r0, asr r6 │ │ │ │ │ @@ -3032398,26 +3032170,26 @@ │ │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ sbceq r3, r3, r8, asr r0 │ │ │ │ │ adcseq r2, r4, r8, asr r0 │ │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ │ @ instruction: 0x011a23f0 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ - ldrshteq sl, [sp], r0 │ │ │ │ │ + adcseq sl, sp, r8, lsl lr │ │ │ │ │ adcseq pc, pc, r0, ror r6 @ │ │ │ │ │ tsteq r3, r0, ror #4 │ │ │ │ │ sbceq r4, r3, r0, lsl #6 │ │ │ │ │ adcseq r9, sl, r8, lsl r4 │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ - sbceq ip, r2, r0, ror #4 │ │ │ │ │ - sbceq r0, r3, r0, lsr #22 │ │ │ │ │ + sbceq ip, r2, r8, lsl #5 │ │ │ │ │ + sbceq r0, r3, r8, asr #22 │ │ │ │ │ sbceq sl, r1, r0, lsl r2 │ │ │ │ │ sbceq r9, r0, r8, asr pc │ │ │ │ │ adcseq sp, pc, r0, lsr #22 │ │ │ │ │ - strdeq r2, [r0], #8 │ │ │ │ │ + sbceq r2, r0, r8, asr #2 │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ umlalseq r9, r9, r8, fp @ │ │ │ │ │ adcseq r9, r9, r0, lsr #7 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ addeq sl, r1, r0, asr #8 │ │ │ │ │ @@ -3032429,20 +3032201,20 @@ │ │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ sbceq r7, r3, r8, ror #3 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011636b0 │ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ │ - adcseq r9, r3, r0, asr #13 │ │ │ │ │ + adcseq r9, r3, r8, ror #13 │ │ │ │ │ tsteq r3, r0, asr #24 │ │ │ │ │ sbceq lr, r1, r0, lsl #6 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ @ instruction: 0x01134d98 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ ldrheq r8, [r4], #192 @ 0xc0 │ │ │ │ │ ldrsbeq r8, [r4], #200 @ 0xc8 │ │ │ │ │ @@ -3032501,26 +3032273,26 @@ │ │ │ │ │ smlalbteq r5, r0, r0, fp │ │ │ │ │ @ instruction: 0x01136f98 │ │ │ │ │ @ instruction: 0x01136fd0 │ │ │ │ │ sbceq r9, r3, r0, lsl #16 │ │ │ │ │ tsteq r3, r0, asr r0 │ │ │ │ │ sbceq r0, r3, r8, lsr #11 │ │ │ │ │ tsteq r3, r8, lsl #2 │ │ │ │ │ - sbceq r5, r2, r0, asr #18 │ │ │ │ │ + smulleq r5, r2, r0, r9 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ tsteq r2, r8, lsr #23 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ adcseq r9, sl, r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ sbceq r1, r3, r8, asr #12 │ │ │ │ │ @ instruction: 0x012fd828 │ │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ @ instruction: 0x011374f8 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ │ tsteq r3, r0, lsr #11 │ │ │ │ │ sbceq r9, r1, r0, ror fp │ │ │ │ │ tsteq r3, r0, lsr r6 │ │ │ │ │ sbceq r9, r3, r8, lsr r2 │ │ │ │ │ @@ -3032531,24 +3032303,24 @@ │ │ │ │ │ adcseq sp, pc, r0, asr #8 │ │ │ │ │ @ instruction: 0x011378d0 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ addeq r7, r0, r8 │ │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ │ tsteq r3, r8, lsr #20 │ │ │ │ │ - sbceq r8, r1, r8, ror #8 │ │ │ │ │ + smulleq r8, r1, r0, r4 │ │ │ │ │ @ instruction: 0x01137a90 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ @ instruction: 0x01137b90 │ │ │ │ │ strdeq r0, [r1], #208 @ 0xd0 │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ tsteq r3, r0, ror ip │ │ │ │ │ rscseq r8, fp, r0, lsl #21 │ │ │ │ │ - sbceq r2, r2, r8, lsl #10 │ │ │ │ │ + sbceq r2, r2, r8, asr r5 │ │ │ │ │ sbceq r0, r1, r0, asr #13 │ │ │ │ │ sbceq r7, r2, r8, lsl r9 │ │ │ │ │ sbceq r9, r1, r8, lsr #11 │ │ │ │ │ adcseq pc, pc, r0, lsl #21 │ │ │ │ │ sbceq r0, r3, r0, asr #8 │ │ │ │ │ sbceq r3, r0, r0, lsr sl │ │ │ │ │ sbceq r2, r3, r8, lsr #31 │ │ │ │ │ @@ -3032558,15 +3032330,15 @@ │ │ │ │ │ adcseq r8, r3, r0, lsl #21 │ │ │ │ │ ldrheq r8, [r3, -r0] │ │ │ │ │ sbceq r1, r1, r0, asr sp │ │ │ │ │ sbceq r1, r3, r0, lsl #6 │ │ │ │ │ adcseq r4, pc, r0, lsr pc @ │ │ │ │ │ umlalseq r1, r4, r8, r6 │ │ │ │ │ smulleq sp, r0, r8, fp │ │ │ │ │ - sbceq r6, r1, r8, asr #2 │ │ │ │ │ + sbceq r6, r1, r0, lsr #2 │ │ │ │ │ tsteq r3, r8, ror #5 │ │ │ │ │ sbceq fp, r1, r8, lsr r7 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ sbceq r7, r3, r8, lsl #5 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ sbceq r7, r1, r8, asr r5 │ │ │ │ │ cmpeq r0, r0, ror #24 │ │ │ │ │ @@ -3112422,44 +3112194,44 @@ │ │ │ │ │ sbceq r0, r3, r8, lsr #21 │ │ │ │ │ tsteq r4, r8, asr #10 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ sbceq r5, r3, r0, lsl r7 │ │ │ │ │ @ instruction: 0x01147890 │ │ │ │ │ tsteq r4, r8, ror #10 │ │ │ │ │ - sbceq r4, r0, r0, ror #19 │ │ │ │ │ + sbceq r4, r0, r0, lsr sl │ │ │ │ │ tsteq r4, r8, lsr sl │ │ │ │ │ adcseq r9, sl, r0, ror fp │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ addeq r5, r2, r0, asr #8 │ │ │ │ │ tsteq r4, r8, lsl #11 │ │ │ │ │ @ instruction: 0x00844cb0 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ adcseq r9, pc, r8, lsr #26 │ │ │ │ │ umlalseq r9, r9, r8, fp @ │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ sbceq pc, r1, r0, lsr #2 │ │ │ │ │ ldrdeq r3, [r0], #200 @ 0xc8 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ @ instruction: 0x011483f0 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ sbceq r7, r0, r8, asr #12 │ │ │ │ │ tsteq r4, r0, ror #12 │ │ │ │ │ - sbceq r2, r2, r0, lsr #2 │ │ │ │ │ - strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ + sbceq r2, r2, r0, ror r1 │ │ │ │ │ + sbceq lr, r0, r0, lsr #12 │ │ │ │ │ sbceq sp, r1, r8, ror #13 │ │ │ │ │ strdeq sl, [r1], r0 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01148bb8 │ │ │ │ │ @ instruction: 0x01148bf0 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ sbceq r5, r2, r0, lsr #17 │ │ │ │ │ @@ -3112470,15 +3112242,15 @@ │ │ │ │ │ strdeq r5, [r1], #128 @ 0x80 │ │ │ │ │ adcseq r9, r3, r8, lsl r4 │ │ │ │ │ @ instruction: 0x01148df0 │ │ │ │ │ ldrdeq r4, [r4], r0 │ │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ │ sbceq r5, r2, r0, lsr #27 │ │ │ │ │ adcseq r9, fp, r0, lsl #6 │ │ │ │ │ - adcseq r4, pc, r0, lsl #31 │ │ │ │ │ + adcseq r4, pc, r8, asr pc @ │ │ │ │ │ tsteq r4, r8, asr r5 │ │ │ │ │ @ instruction: 0x01149590 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ sbceq r7, r2, r8, ror #13 │ │ │ │ │ adcseq r9, r9, r8, asr sl │ │ │ │ │ ldrheq r6, [r7, -r0] │ │ │ │ │ sbceq r5, r2, r8, lsl r9 │ │ │ │ │ @@ -3112505,30 +3112277,30 @@ │ │ │ │ │ @ instruction: 0x01176290 │ │ │ │ │ sbceq lr, r0, r8, lsr #31 │ │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ │ sbceq r9, r0, r0, ror #4 │ │ │ │ │ adcseq r9, r9, r8, lsr r2 │ │ │ │ │ strdeq r0, [r3], #208 @ 0xd0 │ │ │ │ │ sbceq r9, r2, r8, lsr r7 │ │ │ │ │ - sbceq sp, r2, r0, lsr r5 │ │ │ │ │ + sbceq sp, r2, r0, lsl #11 │ │ │ │ │ sbceq r0, r3, r8, lsl #10 │ │ │ │ │ smlalbteq r6, r0, r0, r1 │ │ │ │ │ smlaltteq r6, r0, r8, r1 │ │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ │ tsteq r4, r0, ror #20 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ @ instruction: 0x011765f0 │ │ │ │ │ addeq sl, r1, r0, lsl #31 │ │ │ │ │ tsteq r4, r8, asr #22 │ │ │ │ │ tsteq r4, r0, lsl #23 │ │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ │ tsteq r4, r0, lsl #24 │ │ │ │ │ tsteq r4, r8, lsr ip │ │ │ │ │ cmpeq r0, r0, asr #8 │ │ │ │ │ - adcseq pc, pc, r8, lsr #31 │ │ │ │ │ + ldrsbteq pc, [pc], r0 @ │ │ │ │ │ tsteq r4, r0, lsl #26 │ │ │ │ │ tsteq r4, r8, lsr #12 │ │ │ │ │ ldrdeq r7, [r0], #120 @ 0x78 │ │ │ │ │ sbceq r5, r1, r0, asr r8 │ │ │ │ │ adcseq r8, pc, r8, ror #13 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ tsteq r4, r0, ror #5 │ │ │ │ │ @@ -3112552,21 +3112324,21 @@ │ │ │ │ │ sbceq sp, r1, r8, ror #8 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ adcseq r9, r9, r0, asr r3 │ │ │ │ │ tsteq r4, r0, lsl ip │ │ │ │ │ tsteq r4, r8, lsr #13 │ │ │ │ │ sbceq r5, r0, r0, asr sp │ │ │ │ │ tsteq r4, r8, ror sp │ │ │ │ │ - ldrdeq sp, [r2], #40 @ 0x28 │ │ │ │ │ + sbceq sp, r2, r0, lsl #6 │ │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ │ tsteq r4, r8, asr #13 │ │ │ │ │ sbceq r6, r0, r8, lsr #31 │ │ │ │ │ @ instruction: 0x0114d2f8 │ │ │ │ │ - sbceq lr, r1, r0, asr #28 │ │ │ │ │ - smulleq lr, r1, r8, fp │ │ │ │ │ + sbceq lr, r1, r8, ror #28 │ │ │ │ │ + sbceq lr, r1, r0, asr #23 │ │ │ │ │ sbceq r2, r0, r0, ror #24 │ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ @ instruction: 0x0114d7b0 │ │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ │ sbceq lr, r1, r0, ror r1 │ │ │ │ │ @ instruction: 0x0114d8f0 │ │ │ │ │ tsteq r4, r8, ror #13 │ │ │ │ │ @@ -3112588,28 +3112360,28 @@ │ │ │ │ │ sbceq r4, r1, r8, asr #2 │ │ │ │ │ smulleq sp, r2, r8, fp │ │ │ │ │ addeq r3, r0, r8, ror #13 │ │ │ │ │ sbceq r2, r1, r8, ror #28 │ │ │ │ │ addeq r1, r1, r0, lsl ip │ │ │ │ │ sbceq lr, r1, r0, asr #8 │ │ │ │ │ adcseq sp, pc, r8, lsr #1 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ │ - sbceq r0, r0, r8, lsl #10 │ │ │ │ │ + sbceq r0, r0, r0, ror #9 │ │ │ │ │ @ instruction: 0x01176b90 │ │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ │ addeq ip, r0, r8, lsl lr │ │ │ │ │ sbceq r9, r3, r8, lsl #15 │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ tsteq r4, r8, asr #21 │ │ │ │ │ tsteq r4, r8, lsr #14 │ │ │ │ │ sbceq r8, r0, r0, lsl #26 │ │ │ │ │ tsteq r4, r8, asr #24 │ │ │ │ │ - sbceq r0, r2, r8, lsr #31 │ │ │ │ │ + ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ tsteq r7, r0, lsr #24 │ │ │ │ │ teqeq r0, r8, lsr #1 │ │ │ │ │ sbceq r8, r3, r0, asr #13 │ │ │ │ │ tsteq r7, r8, lsr ip │ │ │ │ │ tsteq r5, r0, lsl #2 │ │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ │ @@ -3112627,15 +3112399,15 @@ │ │ │ │ │ adcseq r9, r9, r0, lsl #26 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ smlaltbeq r6, r0, r8, pc @ │ │ │ │ │ ldrsheq lr, [r7, -r8] │ │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ │ sbceq sl, r0, r8, lsr #11 │ │ │ │ │ tsteq r5, r0, lsl #13 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ sbceq fp, r0, r0, asr r3 │ │ │ │ │ @ instruction: 0x008074b8 │ │ │ │ │ tsteq r7, r8, ror #3 │ │ │ │ │ sbcseq r2, r4, r0, lsr pc │ │ │ │ │ ldrhteq pc, [pc], r0 @ │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ │ @@ -3112688,19 +3112460,19 @@ │ │ │ │ │ sbceq r4, r3, r8, ror #23 │ │ │ │ │ hvceq 1712 @ 0x6b0 │ │ │ │ │ sbceq sp, r2, r8, lsr #31 │ │ │ │ │ adcseq r8, pc, r8, asr #2 │ │ │ │ │ adcseq r1, r4, r0, asr r8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ sbceq sp, r1, r8, lsl #15 │ │ │ │ │ - adcseq pc, pc, r8, lsr #26 │ │ │ │ │ - sbceq sp, r0, r0, asr r3 │ │ │ │ │ + adcseq pc, pc, r0, asr sp @ │ │ │ │ │ + sbceq sp, r0, r8, ror r3 │ │ │ │ │ qdaddeq r7, r8, r0 │ │ │ │ │ smulleq sp, r1, r8, r6 │ │ │ │ │ - adcseq r9, sl, r0, asr #23 │ │ │ │ │ + adcseq r9, sl, r8, ror #23 │ │ │ │ │ sbceq r5, r3, r0, asr #8 │ │ │ │ │ sbceq r1, r2, r8, lsr #11 │ │ │ │ │ addeq r3, r0, r8, ror #28 │ │ │ │ │ strdeq r7, [r0, #-8] │ │ │ │ │ ldrdeq r7, [r0, #-0] │ │ │ │ │ tsteq r7, r8, lsl #9 │ │ │ │ │ cmpeq r0, r0, lsr #2 │ │ │ │ │ @@ -3112715,15 +3112487,15 @@ │ │ │ │ │ tsteq r4, r8, lsl #15 │ │ │ │ │ sbceq r8, r0, r0, lsl #31 │ │ │ │ │ adcseq r2, r4, r8, ror #28 │ │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ │ sbceq r5, r0, r0, lsr #22 │ │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ │ - adcseq pc, pc, r0, lsr #2 │ │ │ │ │ + adcseq pc, pc, r8, asr #2 │ │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ │ sbceq r4, r3, r0, lsl ip │ │ │ │ │ sbceq fp, r0, r8, ror #8 │ │ │ │ │ adcseq r8, pc, r0, lsr pc @ │ │ │ │ │ adcseq r8, pc, r8 │ │ │ │ │ cmpeq r0, r0, lsl ip │ │ │ │ │ sbceq fp, r0, r8, asr #27 │ │ │ │ │ @@ -3112834,29 +3112606,29 @@ │ │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ │ tsteq r8, r8, lsl fp │ │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ │ tsteq r4, r8, lsl #19 │ │ │ │ │ sbceq r4, r0, r0, lsl #11 │ │ │ │ │ tsteq r6, r8, lsr r5 │ │ │ │ │ sbceq r2, r2, r8, lsl #20 │ │ │ │ │ - sbceq r0, r2, r0, ror #19 │ │ │ │ │ + sbceq r0, r2, r0, lsr sl │ │ │ │ │ @ instruction: 0x01181bf0 │ │ │ │ │ tsteq r4, r8, lsr #19 │ │ │ │ │ sbceq r5, r0, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01165ad0 │ │ │ │ │ sbceq fp, r0, r8, lsl #15 │ │ │ │ │ smulleq r7, r2, r8, r6 │ │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ │ tsteq r4, r8, lsr #22 │ │ │ │ │ sbceq r6, r0, r8, lsr #1 │ │ │ │ │ tsteq r6, r8, ror #31 │ │ │ │ │ strheq r5, [r3], #72 @ 0x48 │ │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ │ tsteq r4, r8, asr #22 │ │ │ │ │ - smulleq r6, r0, r0, r4 │ │ │ │ │ + strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ tsteq r6, r0, lsl r5 │ │ │ │ │ sbceq ip, r0, r8, ror #8 │ │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ │ tsteq r4, r8, ror #22 │ │ │ │ │ strdeq r8, [r0], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x011669d0 │ │ │ │ │ sbceq ip, r0, r8, asr #2 │ │ │ │ │ @@ -3112864,15 +3112636,15 @@ │ │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ │ tsteq r4, r8, ror #23 │ │ │ │ │ sbceq r9, r0, r8, ror #13 │ │ │ │ │ @ instruction: 0x01166eb8 │ │ │ │ │ sbceq r5, r3, r8, lsl #10 │ │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ - sbceq r6, r0, r0, lsr r5 │ │ │ │ │ + sbceq r6, r0, r8, asr r5 │ │ │ │ │ tsteq r6, r0, ror r3 │ │ │ │ │ sbceq fp, r0, r0, ror r6 │ │ │ │ │ @ instruction: 0x01181ef0 │ │ │ │ │ tsteq r4, r8, lsr #24 │ │ │ │ │ sbceq r4, r0, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ │ sbceq ip, r0, r8, lsl r9 │ │ │ │ │ @@ -3112919,15 +3112691,15 @@ │ │ │ │ │ tsteq r6, r8, lsl r5 │ │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ │ tsteq r6, r0, lsr #11 │ │ │ │ │ @ instruction: 0x01187290 │ │ │ │ │ tsteq r8, r8, lsr #5 │ │ │ │ │ sbceq sl, r1, r8 │ │ │ │ │ tsteq r4, r8, asr #30 │ │ │ │ │ - sbceq r7, r0, r8, ror #28 │ │ │ │ │ + smulleq r7, r0, r0, lr │ │ │ │ │ @ instruction: 0x0116b7d0 │ │ │ │ │ sbceq r0, r3, r0, lsl r7 │ │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ │ sbceq r3, r0, r0, lsr sl │ │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ │ @@ -3112941,15 +3112713,15 @@ │ │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ │ sbceq r1, r2, r0, lsr r0 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ sbceq r5, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0116c5f8 │ │ │ │ │ - sbceq sl, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ tsteq r8, r8, lsl r5 │ │ │ │ │ tsteq r5, r8 │ │ │ │ │ smulleq sl, r0, r0, r9 │ │ │ │ │ sbceq pc, r2, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01187590 │ │ │ │ │ strdeq r1, [r2], #128 @ 0x80 │ │ │ │ │ tsteq r5, r8, lsr #32 │ │ │ │ │ @@ -3112959,19 +3112731,19 @@ │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ │ tsteq r5, r8, asr #32 │ │ │ │ │ tsteq r5, r8, rrx │ │ │ │ │ sbceq r8, r0, r8, asr #12 │ │ │ │ │ sbceq pc, r2, r0, lsl #1 │ │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ │ - adcseq r9, fp, r8, lsr r2 │ │ │ │ │ + adcseq r9, fp, r8, lsl #5 │ │ │ │ │ tsteq r5, r8, lsl #1 │ │ │ │ │ sbceq r9, r0, r0, lsl #26 │ │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ │ - sbceq r2, r0, r0, ror r1 │ │ │ │ │ + sbceq r2, r0, r8, ror #3 │ │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ │ tsteq r5, r8, lsr #1 │ │ │ │ │ smulleq sl, r0, r8, fp │ │ │ │ │ tsteq r6, r0, ror #8 @ │ │ │ │ │ smulleq r6, r2, r0, r9 │ │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ │ @@ -3112991,15 +3112763,15 @@ │ │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ │ tsteq r7, r8, lsl r0 │ │ │ │ │ adcseq sp, pc, r0, lsr sl @ │ │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ │ ldrdeq r9, [r0], #240 @ 0xf0 │ │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ │ - strheq r6, [r2], #32 │ │ │ │ │ + ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ tsteq r5, r8, asr #2 │ │ │ │ │ sbceq r5, r0, r0, lsl #16 │ │ │ │ │ sbceq pc, r2, r8, lsr #26 │ │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ │ sbceq r6, r0, r0, asr #23 │ │ │ │ │ @@ -3113086,34 +3112858,34 @@ │ │ │ │ │ adcseq r9, r9, r8, asr r0 │ │ │ │ │ ldrshteq lr, [pc], r8 │ │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ │ smulleq sl, r2, r8, r6 │ │ │ │ │ tsteq r5, r8, ror #5 │ │ │ │ │ sbceq r5, r0, r8, lsr #31 │ │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ │ - strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq ip, r2, r8, asr #22 │ │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ │ sbceq r4, r0, r8, ror #18 │ │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ │ sbceq r4, r2, r8, asr #22 │ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ │ @ instruction: 0x0118aed8 │ │ │ │ │ @ instruction: 0x0118aef0 │ │ │ │ │ sbceq sl, r2, r8, lsl #15 │ │ │ │ │ tsteq r5, r8, lsr #6 │ │ │ │ │ - sbceq r4, r0, r8, ror r3 │ │ │ │ │ + sbceq r4, r0, r0, lsr #7 │ │ │ │ │ tsteq r7, r0, lsr #25 │ │ │ │ │ - sbceq sp, r2, r8, lsl r4 │ │ │ │ │ + sbceq sp, r2, r0, asr #8 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ @ instruction: 0x0118af98 │ │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ │ sbceq r5, r0, r0, lsr #2 │ │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ │ - ldrdeq r5, [r2], #0 │ │ │ │ │ + strdeq r5, [r2], #8 │ │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ │ tsteq r9, r0, asr r0 │ │ │ │ │ sbceq sp, r1, r8, lsr r7 │ │ │ │ │ sbceq r5, r3, r8, asr #7 │ │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ │ tsteq r5, r8, ror #6 │ │ │ │ │ strdeq r6, [r0], #128 @ 0x80 │ │ │ │ │ @@ -3113140,15 +3112912,15 @@ │ │ │ │ │ ldrdeq r4, [r0], #0 │ │ │ │ │ @ instruction: 0x0117aed8 │ │ │ │ │ adcseq pc, pc, r0, lsl r7 @ │ │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ │ sbceq pc, r1, r0, lsl r2 @ │ │ │ │ │ tsteq r5, r8, lsl #8 │ │ │ │ │ - sbceq r5, r0, r0, asr #18 │ │ │ │ │ + strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x0117b4d8 │ │ │ │ │ sbceq r4, r2, r0, lsl #16 │ │ │ │ │ adcseq pc, pc, r8, asr #27 │ │ │ │ │ ldrdeq r6, [r0, #-240] @ 0xffffff10 │ │ │ │ │ @ instruction: 0x011923f8 │ │ │ │ │ tsteq r9, r8, lsr #8 │ │ │ │ │ ldrdeq r3, [r2], #240 @ 0xf0 │ │ │ │ │ @@ -3113159,27 +3112931,27 @@ │ │ │ │ │ @ instruction: 0x011924d0 │ │ │ │ │ sbceq r4, r2, r0, ror #24 │ │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ │ sbceq r6, r0, r0, lsl r7 │ │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ │ sbceq r8, r2, r8, lsr #31 │ │ │ │ │ sbceq r5, r1, r8, ror #23 │ │ │ │ │ - ldrsbteq r9, [pc], r8 │ │ │ │ │ + adcseq r9, pc, r0, lsl #26 │ │ │ │ │ sbceq r4, r1, r8, lsr #1 │ │ │ │ │ tsteq r7, r0, lsl #23 │ │ │ │ │ strdeq r1, [r1], #8 │ │ │ │ │ umulleq r5, r0, r8, fp │ │ │ │ │ ldrhteq r1, [r4], r0 │ │ │ │ │ @ instruction: 0x0117dcd0 │ │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ │ tsteq r9, r8, lsr #11 │ │ │ │ │ tsteq r5, r8, ror #8 │ │ │ │ │ ldrdeq sl, [r0], #80 @ 0x50 │ │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ │ - adcseq r9, sl, r0, asr sp │ │ │ │ │ + adcseq r9, sl, r0, lsr #27 │ │ │ │ │ tsteq r9, r0, lsr #12 │ │ │ │ │ tsteq r5, r8, lsl #9 │ │ │ │ │ sbceq sl, r0, r8, lsr r7 │ │ │ │ │ tsteq r7, r0, lsr #9 @ │ │ │ │ │ adcseq r9, sl, r0, ror #14 │ │ │ │ │ sbceq pc, r1, r8, asr #22 │ │ │ │ │ addeq ip, r0, r8, lsl #25 │ │ │ │ │ @@ -3113191,39 +3112963,39 @@ │ │ │ │ │ tsteq r9, r8, lsl #15 │ │ │ │ │ tsteq r5, r8, asr #9 │ │ │ │ │ sbceq r5, r0, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011838f8 │ │ │ │ │ sbceq r1, r0, r8, asr #12 │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ │ - umlalseq r9, sl, r0, r4 │ │ │ │ │ + adcseq r9, sl, r0, ror #9 │ │ │ │ │ @ instruction: 0x01192890 │ │ │ │ │ tsteq r5, r8, ror #9 │ │ │ │ │ strdeq r8, [r0], #88 @ 0x58 │ │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ │ adcseq r1, r4, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011928f0 │ │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ │ sbceq r9, r0, r0, lsl #6 │ │ │ │ │ tsteq r8, r0, lsr r7 │ │ │ │ │ adcseq sl, r3, r0, ror r1 │ │ │ │ │ adcseq pc, r3, r8 │ │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ │ - sbceq r9, r0, r8, ror #23 │ │ │ │ │ + sbceq r9, r0, r0, asr #23 │ │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ │ sbceq ip, r0, r0, lsl r7 │ │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ │ tsteq r5, r8, asr #10 │ │ │ │ │ sbceq sl, r0, r8, lsl #5 │ │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ │ smulleq fp, r0, r0, lr │ │ │ │ │ strheq ip, [r0], #232 @ 0xe8 │ │ │ │ │ - sbceq r2, r1, r8, ror #8 │ │ │ │ │ + smulleq r2, r1, r0, r4 │ │ │ │ │ addeq ip, r1, r8, lsr r7 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ addeq sl, r1, r0, asr #23 │ │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ │ addeq r2, r0, r0, lsl r2 │ │ │ │ │ sbceq r5, r3, r0, ror #4 │ │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ │ @@ -3113240,38 +3113012,38 @@ │ │ │ │ │ addeq r9, r1, r8, ror #28 │ │ │ │ │ strheq lr, [r0], #232 @ 0xe8 │ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ │ sbceq r5, r3, r8, lsl r9 │ │ │ │ │ tsteq r5, r8, ror #11 │ │ │ │ │ sbceq r5, r0, r0, lsl #11 │ │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ │ - sbceq r2, r0, r0, lsr sl │ │ │ │ │ + sbceq r2, r0, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01192cf8 │ │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ sbceq r5, r0, r0, ror #9 │ │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ │ - smulleq r3, r2, r8, r1 │ │ │ │ │ + sbceq r3, r2, r0, ror r1 │ │ │ │ │ sbceq r5, r1, r8, lsl r9 │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ - adcseq r9, fp, r0, lsl #21 │ │ │ │ │ + adcseq r9, fp, r8, lsr #21 │ │ │ │ │ @ instruction: 0x01192dd0 │ │ │ │ │ tsteq r5, r8, lsr #12 │ │ │ │ │ smulleq r7, r0, r8, r6 │ │ │ │ │ sbceq pc, r2, r8, lsr #16 │ │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ │ tsteq r5, r8, asr #12 │ │ │ │ │ sbceq sl, r0, r0, asr sp │ │ │ │ │ sbceq lr, r2, r0, asr sp │ │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ │ tsteq r9, r8, lsr pc │ │ │ │ │ tsteq r9, r0, asr pc │ │ │ │ │ cmpeq r0, r8 │ │ │ │ │ sbceq r3, r0, r0, asr #3 │ │ │ │ │ sbceq r2, r2, r8, asr #22 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ ldrdeq r3, [r3], #240 @ 0xf0 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ tsteq r8, r8, ror #27 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ tsteq r5, r8, ror #12 │ │ │ │ │ smulleq r4, r0, r0, r9 │ │ │ │ │ @@ -3113282,15 +3113054,15 @@ │ │ │ │ │ tsteq r9, r8 │ │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ │ tsteq r5, r8, lsl #13 │ │ │ │ │ sbceq r8, r0, r0, lsr #17 │ │ │ │ │ tsteq r8, r8, lsr #15 │ │ │ │ │ sbceq r2, r3, r8, lsl lr │ │ │ │ │ - sbceq sp, r2, r0, lsl r7 │ │ │ │ │ + sbceq sp, r2, r0, ror #14 │ │ │ │ │ adcseq r9, fp, r8, asr #17 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ sbceq r1, r1, r8, ror sp │ │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ │ sbceq r6, r2, r0, lsr #22 │ │ │ │ │ sbceq r4, r2, r8, asr r0 │ │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ │ @@ -3113329,30 +3113101,30 @@ │ │ │ │ │ tsteq r8, r0, lsr #21 │ │ │ │ │ tsteq r5, r8, lsl #14 │ │ │ │ │ sbceq r5, r0, r8, lsl lr │ │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ │ adcseq r4, pc, r0, lsl #16 │ │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ - sbceq r5, r0, r0, ror #29 │ │ │ │ │ + sbceq r5, r0, r8, lsl #30 │ │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ │ strheq sp, [r1], #152 @ 0x98 │ │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ │ sbceq r9, r0, r8, asr #2 │ │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ │ - sbceq pc, r1, r0, lsr #27 │ │ │ │ │ + sbceq pc, r1, r8, asr #27 │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ sbceq r4, r1, r0, asr #8 │ │ │ │ │ tsteq r5, r8, ror #14 │ │ │ │ │ sbceq r4, r0, r0, lsl #26 │ │ │ │ │ sbceq pc, r2, r0, ror r1 @ │ │ │ │ │ @ instruction: 0x011947b8 │ │ │ │ │ tsteq r5, r8, lsl #15 │ │ │ │ │ - sbceq r4, r0, r0, asr #28 │ │ │ │ │ + sbceq r4, r0, r8, ror #28 │ │ │ │ │ smulleq pc, r2, r0, r4 @ │ │ │ │ │ @ instruction: 0x0118f6b0 │ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ │ @ instruction: 0x01194890 │ │ │ │ │ sbceq ip, r0, r8, ror #23 │ │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ │ sbceq fp, r1, r0, asr #18 │ │ │ │ │ @@ -3113367,15 +3113139,15 @@ │ │ │ │ │ sbceq r5, r0, r8, ror r8 │ │ │ │ │ tsteq r8, r0, ror #31 @ │ │ │ │ │ sbceq r0, r3, r0, ror #9 │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ @ instruction: 0x01194998 │ │ │ │ │ sbceq r9, r1, r0, lsr #2 │ │ │ │ │ tsteq r5, r8, ror #15 │ │ │ │ │ - sbceq r6, r0, r8, asr #27 │ │ │ │ │ + strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ tsteq r9, r8, ror r6 │ │ │ │ │ sbceq r1, r3, r8, asr #17 │ │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ │ sbceq r5, r0, r8, lsl r9 │ │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ │ @@ -3113403,15 +3113175,15 @@ │ │ │ │ │ sbceq r7, r0, r8, asr #2 │ │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ │ ldrdeq lr, [r2], #0 │ │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ │ tsteq r5, r8, lsl #17 │ │ │ │ │ sbceq r5, r0, r0, lsl #26 │ │ │ │ │ tsteq r9, r8, asr r9 │ │ │ │ │ - sbceq sp, r1, r0, asr #23 │ │ │ │ │ + sbceq sp, r1, r8, ror #23 │ │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ │ sbceq r4, r2, r8, ror r8 │ │ │ │ │ tsteq r5, r8, lsr #17 │ │ │ │ │ sbceq sl, r0, r0, lsl #11 │ │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ │ sbceq sl, r2, r0, ror #29 │ │ │ │ │ smulleq r4, r2, r8, r1 │ │ │ │ │ @@ -3113449,23 +3113221,23 @@ │ │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ │ sbceq fp, r0, r8, asr sl │ │ │ │ │ tsteq r9, r8, asr #1 │ │ │ │ │ ldrsheq ip, [r9, -r8] │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ sbceq r5, r0, r0, lsr #7 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ - strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r0, r2, r0, r9 │ │ │ │ │ @ instruction: 0x0119c1d0 │ │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ │ tsteq r5, r8, lsl #19 │ │ │ │ │ strheq r7, [r0], #32 │ │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ │ sbceq r6, r2, r0, asr r8 │ │ │ │ │ strheq r5, [r1], #152 @ 0x98 │ │ │ │ │ - sbceq r3, r2, r0, asr #13 │ │ │ │ │ + sbceq r3, r2, r0, ror r6 │ │ │ │ │ smulleq r5, r1, r0, r4 │ │ │ │ │ strheq r5, [r3], #152 @ 0x98 │ │ │ │ │ @ instruction: 0x0119c2d8 │ │ │ │ │ ldrdeq r4, [r1], #0 │ │ │ │ │ sbceq r4, r0, r0, lsr #22 │ │ │ │ │ tsteq r5, r8, lsr #19 │ │ │ │ │ strheq r8, [r0], #72 @ 0x48 │ │ │ │ │ @@ -3113518,15 +3113290,15 @@ │ │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ │ tsteq r5, r8, asr #21 │ │ │ │ │ strdeq lr, [r2], #168 @ 0xa8 │ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ │ sbceq r9, r0, r8, asr #7 │ │ │ │ │ sbceq r9, r1, r8, lsr #16 │ │ │ │ │ tsteq r9, r8, asr r9 │ │ │ │ │ - umlalseq ip, pc, r0, r4 @ │ │ │ │ │ + adcseq ip, pc, r8, ror #8 │ │ │ │ │ sbceq sp, r0, r0, asr sp │ │ │ │ │ tsteq r9, r0, asr #20 │ │ │ │ │ tsteq r9, r0, lsl #21 │ │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ │ tsteq r9, r8, lsl #15 │ │ │ │ │ @ instruction: 0x0119bb90 │ │ │ │ │ @@ -3113544,32 +3113316,32 @@ │ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ │ sbceq r8, r0, r8, asr #22 │ │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ │ ldrsbteq r2, [r4], r0 │ │ │ │ │ @ instruction: 0x0119c890 │ │ │ │ │ sbceq r9, r0, r0, asr #8 │ │ │ │ │ tsteq r5, r8, lsl #22 │ │ │ │ │ - strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r8, r0, r8, lsl r9 │ │ │ │ │ @ instruction: 0x0119d4f0 │ │ │ │ │ sbceq r8, r2, r8, lsl r4 │ │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ │ smlaltbeq fp, r0, r8, pc @ │ │ │ │ │ tsteq r5, r8, lsr #22 │ │ │ │ │ tsteq r9, r0, lsr sl │ │ │ │ │ - smulleq pc, r2, r0, lr @ │ │ │ │ │ + strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ smlalbbeq ip, r0, r0, r0 │ │ │ │ │ tsteq r5, r8, asr #22 │ │ │ │ │ sbceq sl, r0, r8, asr #22 │ │ │ │ │ @ instruction: 0x0119df90 │ │ │ │ │ smulleq r4, r3, r8, r1 │ │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ │ cmpeq r0, r8, asr #2 │ │ │ │ │ - sbceq r6, r0, r0, lsl #11 │ │ │ │ │ + sbceq r6, r0, r0, lsr r5 │ │ │ │ │ tsteq r5, r8, ror #22 │ │ │ │ │ sbceq sl, r0, r8, asr #2 │ │ │ │ │ tsteq r9, r8, asr #10 @ │ │ │ │ │ sbceq r1, r0, r0, lsl ip │ │ │ │ │ tsteq r9, r0, lsr #21 │ │ │ │ │ strheq r7, [r3], #232 @ 0xe8 │ │ │ │ │ sbceq r7, r3, r0, ror #29 │ │ │ │ │ @@ -3113584,15 +3113356,15 @@ │ │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ │ adcseq sl, ip, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0119cb90 │ │ │ │ │ strheq r3, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq r5, r8, asr #23 │ │ │ │ │ sbceq r9, r0, r8, lsl #10 │ │ │ │ │ tsteq sl, r8, lsr r5 │ │ │ │ │ - sbceq pc, r1, r0, ror #24 │ │ │ │ │ + sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ │ sbceq r8, r2, r0, asr r8 │ │ │ │ │ tsteq r5, r8, ror #23 │ │ │ │ │ sbceq r9, r0, r8, lsr #1 │ │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ │ sbceq sp, r2, r8, lsr #21 │ │ │ │ │ @@ -3113606,17 +3113378,17 @@ │ │ │ │ │ adcseq r9, r9, r0, lsr #22 │ │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ │ tsteq r9, r0, lsr #27 │ │ │ │ │ @ instruction: 0x0119cdd0 │ │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ │ tsteq r9, r0, lsl #28 │ │ │ │ │ - ldrdeq r2, [r0], #40 @ 0x28 │ │ │ │ │ + sbceq r2, r0, r0, lsl #6 │ │ │ │ │ tsteq r5, r8, lsr #24 │ │ │ │ │ - sbceq sl, r0, r0, asr r8 │ │ │ │ │ + sbceq sl, r0, r8, ror r8 │ │ │ │ │ adcseq r9, r9, r8, asr #17 │ │ │ │ │ sbceq r3, r1, r0, lsr #2 │ │ │ │ │ sbceq r4, r1, r8, lsr #31 │ │ │ │ │ tsteq sl, r8, lsr #21 │ │ │ │ │ sbceq r3, r1, r0, lsr #17 │ │ │ │ │ tsteq sl, r0, lsl #23 │ │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ │ @@ -3113627,15 +3113399,15 @@ │ │ │ │ │ sbceq r1, r1, r0, ror #14 │ │ │ │ │ andle r0, r0, r0, lsl #8 │ │ │ │ │ sbceq r2, r1, r0, asr #23 │ │ │ │ │ sbceq ip, r1, r8, lsl #5 │ │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ │ @ instruction: 0x0119cf98 │ │ │ │ │ sbceq r4, r1, r0, ror #14 │ │ │ │ │ - sbceq ip, r2, r0, asr #13 │ │ │ │ │ + smulleq ip, r2, r8, r6 │ │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ │ sbceq r5, r0, r8, lsl #10 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ ldrshteq sp, [pc], r0 │ │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ │ tsteq r9, r0, asr r0 │ │ │ │ │ tsteq r5, r8, asr #26 │ │ │ │ │ @@ -3113676,15 +3113448,15 @@ │ │ │ │ │ tsteq r5, r8, lsl #28 │ │ │ │ │ sbceq r4, r0, r8, lsl r9 │ │ │ │ │ sbceq pc, r2, r0, asr #8 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ │ tsteq r5, r8, lsr #28 │ │ │ │ │ sbceq r6, r0, r8, asr r0 │ │ │ │ │ - smulleq pc, r2, r8, fp @ │ │ │ │ │ + sbceq pc, r2, r0, asr #23 │ │ │ │ │ tsteq r9, r0, lsr r5 │ │ │ │ │ tsteq r9, r8, asr #10 │ │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ ... │ │ │ │ │ rsbcs r6, r5, r4, asr r8 │ │ │ │ │ @@ -3116593,15 +3116365,15 @@ │ │ │ │ │ svclt 0x0000f881 │ │ │ │ │ @ instruction: 0xf0004801 │ │ │ │ │ svclt 0x0000b93d │ │ │ │ │ teqeq ip, r4, lsl r5 │ │ │ │ │ teqeq ip, r9, lsl #26 │ │ │ │ │ teqeq ip, r1, ror #26 │ │ │ │ │ sbceq ip, r0, r0, lsl #31 │ │ │ │ │ - sbceq r1, r2, r0, lsl #26 │ │ │ │ │ + sbceq r1, r2, r8, lsr #26 │ │ │ │ │ sbceq r2, r0, r8 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ tsteq fp, r8, lsr #27 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ adcseq sl, sp, r8, ror #8 │ │ │ │ │ ldrdeq sp, [r0], #40 @ 0x28 │ │ │ │ │ @@ -3140469,16 +3140241,16 @@ │ │ │ │ │ @ instruction: 0x011c16d8 │ │ │ │ │ adcseq sp, r3, r0, lsl #31 │ │ │ │ │ sbceq r3, r3, r8, lsl #10 │ │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ │ sbceq r4, r0, r0, asr #8 │ │ │ │ │ tsteq ip, r8, lsr #19 │ │ │ │ │ smulleq r0, r3, r0, r4 │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ - strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ + sbceq r4, r3, r8, asr #17 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ tsteq ip, r0, lsl #29 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ │ @@ -3140495,30 +3140267,30 @@ │ │ │ │ │ sbceq r1, r2, r8, lsl r9 │ │ │ │ │ ldrdeq r9, [r3], #0 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ smullseq pc, r3, r8, fp @ │ │ │ │ │ sbceq r8, r3, r8, asr #22 │ │ │ │ │ sbceq pc, r2, r8, lsl #30 │ │ │ │ │ sbceq r0, r3, r8, lsl #30 │ │ │ │ │ - ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ + strheq r6, [r2], #32 │ │ │ │ │ smulleq r7, r3, r8, r6 │ │ │ │ │ sbceq r2, r2, r8, ror r3 │ │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ │ sbceq r5, r0, r0, lsr #12 │ │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ │ sbceq r3, r2, r8, lsr ip │ │ │ │ │ adcseq r9, fp, r8, lsr ip │ │ │ │ │ tsteq ip, r8, lsr #24 │ │ │ │ │ tsteq ip, r0, asr #25 │ │ │ │ │ - sbceq r5, r2, r8, lsr #26 │ │ │ │ │ + sbceq r5, r2, r0, lsl #26 │ │ │ │ │ smulleq sl, r0, r8, r6 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011c2d90 │ │ │ │ │ sbceq r8, r1, r8, lsr #16 │ │ │ │ │ - sbceq r1, r3, r0, lsl r7 │ │ │ │ │ + sbceq r1, r3, r8, ror #13 │ │ │ │ │ sbceq sl, r3, r8, asr #17 │ │ │ │ │ strdeq sl, [r3], #128 @ 0x80 │ │ │ │ │ adcseq lr, pc, r0, lsl #1 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ sbceq r3, r3, r8, asr r0 │ │ │ │ │ ldrshteq r1, [r4], r0 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ @@ -3140566,21 +3140338,21 @@ │ │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ @ instruction: 0x011c4cb0 │ │ │ │ │ tsteq ip, r8, ror #25 │ │ │ │ │ tsteq ip, r0, lsr #26 │ │ │ │ │ tsteq ip, r8, asr sp │ │ │ │ │ strheq sp, [r2], #192 @ 0xc0 │ │ │ │ │ - sbceq r0, r2, r0, ror r1 │ │ │ │ │ + smulleq r0, r2, r8, r1 │ │ │ │ │ sbceq sp, r0, r0, lsl #31 │ │ │ │ │ adcseq ip, pc, r0, lsr pc @ │ │ │ │ │ - sbceq r5, r2, r0, lsr r0 │ │ │ │ │ + sbceq r5, r2, r8 │ │ │ │ │ tsteq ip, r8 │ │ │ │ │ sbceq r6, r0, r0, asr #3 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ tsteq ip, r8, lsl r9 │ │ │ │ │ sbceq r6, r3, r0, asr sp │ │ │ │ │ @ instruction: 0x00844cb0 │ │ │ │ │ ldrdeq sp, [r0, #-80] @ 0xffffffb0 │ │ │ │ │ rscseq r5, fp, r0, asr sp │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ strdeq sp, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ @@ -3140607,15 +3140379,15 @@ │ │ │ │ │ smlalbteq sp, r0, r0, r6 │ │ │ │ │ tsteq ip, r0, asr #10 │ │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ │ sbceq r7, r0, r0, asr #3 │ │ │ │ │ tsteq ip, r8, asr #13 │ │ │ │ │ sbceq r3, r3, r0, asr #3 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ - adcseq r9, sl, r8, lsr #11 │ │ │ │ │ + adcseq r9, sl, r0, lsl #11 │ │ │ │ │ sbceq sp, r2, r8, lsl #15 │ │ │ │ │ sbceq r5, r2, r8, lsl r4 │ │ │ │ │ tsteq ip, r0, ror #23 │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ @@ -3140651,17 +3140423,17 @@ │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ tsteq ip, r8, lsr r7 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011ca7b8 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ tsteq ip, r8 @ │ │ │ │ │ @ instruction: 0x011ca8d8 │ │ │ │ │ sbceq pc, r2, r0, lsr #27 │ │ │ │ │ tsteq ip, r0, lsr #32 @ │ │ │ │ │ @@ -3140673,15 +3140445,15 @@ │ │ │ │ │ smullseq fp, r3, r0, r9 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ sbceq r6, r3, r0, asr #23 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ tsteq ip, r8, ror sp │ │ │ │ │ tsteq ip, r8, asr #27 │ │ │ │ │ - sbceq sp, r2, r8, asr #27 │ │ │ │ │ + sbceq sp, r2, r0, lsr #27 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ msreq CPSR_fsxc, r8, lsr ip │ │ │ │ │ tsteq ip, r8, ror #29 │ │ │ │ │ adcseq ip, r3, r8, asr sl │ │ │ │ │ addeq r3, r0, r0, ror #14 │ │ │ │ │ tsteq ip, r8, rrx @ │ │ │ │ │ addeq r7, r0, r8 │ │ │ │ │ @@ -3140720,15 +3140492,15 @@ │ │ │ │ │ smulleq r5, r0, r0, r9 │ │ │ │ │ @ instruction: 0x011cb9b8 │ │ │ │ │ sbceq r4, r2, r0, lsl #11 │ │ │ │ │ addeq sl, r1, r8, ror #18 │ │ │ │ │ ldrdeq r5, [r3], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x011cbeb0 │ │ │ │ │ tsteq r8, r8, ror #15 │ │ │ │ │ - sbceq r4, r0, r0, lsr sl │ │ │ │ │ + sbceq r4, r0, r0, ror #19 │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ sbceq r1, r3, r8, ror #18 │ │ │ │ │ adcseq r9, r3, r8, lsl r4 │ │ │ │ │ rscseq r7, r9, r8, asr pc │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ @@ -3140749,36 +3140521,36 @@ │ │ │ │ │ tsteq ip, r0, lsr r2 @ │ │ │ │ │ tsteq ip, r8, ror #29 │ │ │ │ │ tsteq r8, r8, lsr #16 │ │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ sbceq r9, r2, r0, lsr r5 │ │ │ │ │ sbceq r9, r3, r0, lsr #7 │ │ │ │ │ - ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ - sbceq ip, r2, r0, lsl #26 │ │ │ │ │ + sbceq r0, r2, r8, lsr #31 │ │ │ │ │ + sbceq ip, r2, r0, asr sp │ │ │ │ │ sbceq lr, r0, r8, lsr #11 │ │ │ │ │ sbceq r8, r2, r0, lsr #27 │ │ │ │ │ adcseq ip, pc, r0, lsl #26 │ │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ sbceq r8, r3, r8, lsl #25 │ │ │ │ │ sbceq r9, r3, r8, lsr #6 │ │ │ │ │ strdeq r6, [r3], #208 @ 0xd0 │ │ │ │ │ tsteq ip, r0, lsl #9 │ │ │ │ │ @ instruction: 0x011ce4b8 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ - adcseq r7, r3, r0, lsr #22 │ │ │ │ │ + adcseq r7, r3, r0, asr #23 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ sbceq r9, r3, r0, lsl #1 │ │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ │ - sbceq r3, r2, r0, asr sp │ │ │ │ │ + sbceq r3, r2, r0, lsr #27 │ │ │ │ │ tsteq ip, r0, lsl #13 │ │ │ │ │ strheq r7, [r3], #152 @ 0x98 │ │ │ │ │ - sbceq sl, r2, r8 │ │ │ │ │ + ldrdeq r9, [r2], #240 @ 0xf0 │ │ │ │ │ tsteq ip, r0, asr r7 │ │ │ │ │ tsteq ip, r0, asr #5 @ │ │ │ │ │ tsteq ip, r0, asr #15 │ │ │ │ │ strheq lr, [r1], #72 @ 0x48 │ │ │ │ │ strdeq sp, [r2], #128 @ 0x80 │ │ │ │ │ tsteq ip, r8, lsl #17 │ │ │ │ │ sbceq r3, r2, r8, lsl #5 │ │ │ │ │ @@ -3140819,19 +3140591,19 @@ │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ @ instruction: 0x011cf3f8 │ │ │ │ │ smlaltteq sp, r0, r8, fp │ │ │ │ │ cmpeq r0, r0, lsl ip │ │ │ │ │ tsteq ip, r8, asr r4 @ │ │ │ │ │ tsteq ip, r0, ror r4 @ │ │ │ │ │ addeq r9, r1, r8, lsl r9 │ │ │ │ │ - sbceq r1, r1, r0, asr #3 │ │ │ │ │ + smulleq r1, r1, r8, r1 @ │ │ │ │ │ sbceq r3, r1, r0, asr #8 │ │ │ │ │ - adcseq lr, pc, r8, asr #22 │ │ │ │ │ + ldrshteq lr, [pc], r8 │ │ │ │ │ adcseq sl, pc, r0, ror r6 @ │ │ │ │ │ - adcseq lr, pc, r0, ror #29 │ │ │ │ │ + ldrhteq lr, [pc], r8 │ │ │ │ │ adcseq pc, pc, r0, lsr #27 │ │ │ │ │ tsteq ip, r0, ror #10 @ │ │ │ │ │ smulleq sp, r1, r8, fp │ │ │ │ │ @ instruction: 0x011d0db8 │ │ │ │ │ @ instruction: 0x011d0df8 │ │ │ │ │ smulleq fp, r2, r8, r1 │ │ │ │ │ @ instruction: 0x011cf590 │ │ │ │ │ @@ -3140839,15 +3140611,15 @@ │ │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ │ tsteq sp, r0, lsr #31 │ │ │ │ │ @ instruction: 0x011d0ff8 │ │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ │ sbceq r6, r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0x011d11d8 │ │ │ │ │ - sbceq r4, r2, r8, lsl #20 │ │ │ │ │ + sbceq r4, r2, r8, asr sl │ │ │ │ │ sbceq r5, r2, r8, lsl #15 │ │ │ │ │ tsteq sp, r0, lsl #13 │ │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ │ ldrdeq r6, [r0], #40 @ 0x28 │ │ │ │ │ @ instruction: 0x011d17f0 │ │ │ │ │ sbceq r2, r2, r8, ror #18 │ │ │ │ │ tsteq sp, r8, ror #22 │ │ │ │ │ @@ -3140855,22 +3140627,22 @@ │ │ │ │ │ tsteq sp, r8, lsl ip │ │ │ │ │ tsteq sp, r8, ror ip │ │ │ │ │ tsteq sp, r0, asr #25 │ │ │ │ │ @ instruction: 0x011d1cf8 │ │ │ │ │ sbceq r6, r3, r8, ror sp │ │ │ │ │ ldrsbteq r9, [r3], r8 │ │ │ │ │ strdeq r4, [r0], #208 @ 0xd0 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ tsteq ip, r0, lsl r7 @ │ │ │ │ │ sbceq sl, r1, r0, lsr #27 │ │ │ │ │ sbceq r6, r0, r0, asr sp │ │ │ │ │ strdeq r5, [r1], #208 @ 0xd0 │ │ │ │ │ teqeq r0, r0, ror #19 │ │ │ │ │ - sbceq r8, r0, r8, lsl r9 │ │ │ │ │ + strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ strdeq r9, [r0], #88 @ 0x58 │ │ │ │ │ sbceq r4, r0, r8, lsl #25 │ │ │ │ │ smulleq r4, r0, r0, lr │ │ │ │ │ sbceq r5, r0, r0, asr #13 │ │ │ │ │ sbceq r6, r3, r8, asr #27 │ │ │ │ │ @ instruction: 0x011d21d8 │ │ │ │ │ tsteq sp, r8, lsr #4 │ │ │ │ │ @@ -3140884,28 +3140656,28 @@ │ │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ │ @ instruction: 0x011d2490 │ │ │ │ │ tsteq sp, r0, ror #9 │ │ │ │ │ tsteq sp, r8, lsl r5 │ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ │ tsteq sp, r0, lsr #11 │ │ │ │ │ - ldrshteq sl, [sp], r0 │ │ │ │ │ + adcseq sl, sp, r8, lsl lr │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ smlalbteq sp, r0, r8, sp │ │ │ │ │ msreq CPSR_fsxc, r0, ror r1 │ │ │ │ │ tsteq ip, r8, lsr #14 @ │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ @ instruction: 0x011d27b8 │ │ │ │ │ @ instruction: 0x011d27f0 │ │ │ │ │ tsteq sp, r8, lsr #16 │ │ │ │ │ tsteq sp, r0, ror #16 │ │ │ │ │ @ instruction: 0x011d2898 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ │ tsteq sp, r8, ror r9 │ │ │ │ │ tsteq sp, r8, asr #19 │ │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ │ tsteq sp, r0, lsl #21 │ │ │ │ │ @@ -3140966,15 +3140738,15 @@ │ │ │ │ │ tsteq sp, r8, lsr #27 │ │ │ │ │ sbceq lr, r0, r8, ror #28 │ │ │ │ │ adcseq r4, pc, r8, ror #18 │ │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ │ sbcseq r8, r4, r8, ror #8 │ │ │ │ │ tsteq sp, r8, lsr #31 │ │ │ │ │ sbcseq pc, r3, r8, lsr #6 │ │ │ │ │ - sbceq r3, r0, r0, asr r3 │ │ │ │ │ + sbceq r3, r0, r8, lsr #6 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ tsteq ip, r0, lsr r8 @ │ │ │ │ │ sbcseq r2, r4, r0, lsl ip │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq ip, r8, asr #16 @ │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ strdeq r5, [r0, #-168] @ 0xffffff58 │ │ │ │ │ @@ -3140988,35 +3140760,35 @@ │ │ │ │ │ tsteq ip, r8, lsr #17 @ │ │ │ │ │ sbceq r8, r3, r0, lsl #31 │ │ │ │ │ sbceq r8, r3, r0, asr #28 │ │ │ │ │ tsteq sp, r0, asr #10 │ │ │ │ │ tsteq ip, r0, asr #17 @ │ │ │ │ │ @ instruction: 0x011cf8d8 │ │ │ │ │ adcseq lr, r3, r8, ror #28 │ │ │ │ │ - adcseq pc, pc, r8, asr #17 │ │ │ │ │ - adcseq sp, pc, r0, lsl r2 @ │ │ │ │ │ + adcseq pc, pc, r0, lsr #17 │ │ │ │ │ + adcseq sp, pc, r8, lsr r2 @ │ │ │ │ │ strheq r0, [r0], #72 @ 0x48 │ │ │ │ │ tsteq sp, r0, lsr #13 │ │ │ │ │ tsteq r8, r8, lsl #20 │ │ │ │ │ smulleq r8, r0, r0, r4 │ │ │ │ │ tsteq sp, r0, lsl #17 │ │ │ │ │ adcseq r9, fp, r8, ror #28 │ │ │ │ │ strdeq sp, [r2], #8 │ │ │ │ │ adcseq r8, pc, r0, ror #29 │ │ │ │ │ ldrdeq r1, [r0], #240 @ 0xf0 │ │ │ │ │ - adcseq ip, pc, r0, ror #24 │ │ │ │ │ + adcseq ip, pc, r8, lsr ip @ │ │ │ │ │ adcseq sl, sp, r8, lsr #6 │ │ │ │ │ - sbceq sp, r0, r0, lsr r0 │ │ │ │ │ + sbceq sp, r0, r8 │ │ │ │ │ sbceq r4, r2, r0, lsr r0 │ │ │ │ │ - strdeq r9, [r2], #8 │ │ │ │ │ + ldrdeq r9, [r2], #0 │ │ │ │ │ sbceq r2, r0, r8, ror r8 │ │ │ │ │ - sbceq r9, r2, r0, lsl ip │ │ │ │ │ + sbceq r9, r2, r8, ror #23 │ │ │ │ │ sbceq r5, r2, r0, lsr #17 │ │ │ │ │ adcseq ip, pc, r0, lsr #12 │ │ │ │ │ - sbceq r3, r2, r8, ror #23 │ │ │ │ │ + sbceq r3, r2, r8, asr #22 │ │ │ │ │ sbceq r3, r0, r0, lsr r0 │ │ │ │ │ umlalseq sl, sp, r0, lr │ │ │ │ │ umlalseq r8, pc, r8, fp @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ teqeq sp, sp, lsl #19 │ │ │ │ │ teqeq sp, r5 @ │ │ │ │ │ @@ -3163096,15 +3162868,15 @@ │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x0114c698 │ │ │ │ │ @ instruction: 0x0114c6b0 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ tsteq r4, r0, ror #13 │ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ - strdeq ip, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq ip, r2, r0, lsr #12 │ │ │ │ │ sbceq r9, r0, r0, lsr #12 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ ldrhteq lr, [lr], r8 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ rscseq r3, sl, r8, asr #8 │ │ │ │ │ sbceq r9, r0, r0, lsl #31 │ │ │ │ │ @ instruction: 0x0114c7b8 │ │ │ │ │ @@ -3163159,15 +3162931,15 @@ │ │ │ │ │ ldrhteq pc, [pc], r8 @ │ │ │ │ │ sbceq sl, r0, r8, lsr #31 │ │ │ │ │ rscseq r3, sl, r8, asr #16 │ │ │ │ │ smlabteq fp, r8, r0, lr │ │ │ │ │ smulleq pc, r1, r8, fp @ │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ sbceq r8, r0, r8, asr r0 │ │ │ │ │ - adcseq r1, r4, r8, lsl #15 │ │ │ │ │ + adcseq r1, r4, r0, ror #14 │ │ │ │ │ rscseq r3, sl, r8, lsr #17 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ adcseq pc, r3, r0, lsr #2 │ │ │ │ │ sbceq r4, r0, r0, ror #24 │ │ │ │ │ rscseq r3, sl, r8, lsl #23 │ │ │ │ │ tsteq ip, r0, asr r7 │ │ │ │ │ adcseq r8, pc, r8, ror #23 │ │ │ │ │ @@ -3163211,23 +3162983,23 @@ │ │ │ │ │ rscseq r5, sl, r8, ror #7 │ │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ │ umlalseq r1, r4, r0, r9 │ │ │ │ │ sbceq sl, r0, r0, lsr #27 │ │ │ │ │ ldrsbteq pc, [r3], r0 @ │ │ │ │ │ rscseq r5, sl, r8, lsl #8 │ │ │ │ │ @ instruction: 0x010c47b0 │ │ │ │ │ - adcseq r0, r4, r0, ror #14 │ │ │ │ │ + adcseq r0, r4, r8, ror #13 │ │ │ │ │ sbceq r6, r0, r8, asr sl │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq r5, r0, r0, ror #19 │ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ ldrdeq r4, [ip, -r0] │ │ │ │ │ rscseq r5, sl, r8, asr #9 │ │ │ │ │ @ instruction: 0x010c4eb8 │ │ │ │ │ - sbceq r1, r0, r0, ror r1 │ │ │ │ │ + sbceq r1, r0, r0, lsr #2 │ │ │ │ │ strheq r5, [r0], #192 @ 0xc0 │ │ │ │ │ tsteq r4, r0, lsl #1 @ │ │ │ │ │ tsteq ip, r8, lsr #6 │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ tsteq ip, r0, asr r4 │ │ │ │ │ rscseq r5, sl, r8, lsl #10 │ │ │ │ │ strdeq r6, [ip, -r0] │ │ │ │ │ @@ -3163238,19 +3163010,19 @@ │ │ │ │ │ rscseq r5, sl, r8, asr #10 │ │ │ │ │ sbceq pc, r2, r0, lsl #11 │ │ │ │ │ sbceq r8, r0, r0, asr r3 │ │ │ │ │ smlatbeq ip, r8, r1, r7 │ │ │ │ │ rscseq r5, sl, r8, ror #10 │ │ │ │ │ sbceq pc, r2, r8, asr sl @ │ │ │ │ │ tsteq r4, r8, ror #3 @ │ │ │ │ │ - sbceq r3, r2, r0, lsr #12 │ │ │ │ │ + strdeq r3, [r2], #88 @ 0x58 │ │ │ │ │ tsteq ip, r0, ror #18 │ │ │ │ │ smlatbeq ip, r8, r9, r7 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ - smulleq r2, r1, r8, r6 │ │ │ │ │ + sbceq r2, r1, r0, asr #13 │ │ │ │ │ tsteq r4, r0, lsl #4 @ │ │ │ │ │ rscseq r5, sl, r8, asr #11 │ │ │ │ │ strheq r4, [r0], #192 @ 0xc0 │ │ │ │ │ tsteq r4, r0, lsr r2 @ │ │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ │ tsteq r4, r8, asr #4 @ │ │ │ │ │ tsteq ip, r0, ror #28 │ │ │ │ │ @@ -3163258,15 +3163030,15 @@ │ │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ │ smlatteq ip, r8, r3, r9 │ │ │ │ │ @ instruction: 0x010c9490 │ │ │ │ │ smlabteq ip, r8, r4, r9 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ addeq r5, r0, r8, lsl #10 │ │ │ │ │ smlabbeq ip, r8, r5, r9 │ │ │ │ │ - strdeq r0, [r1], #48 @ 0x30 │ │ │ │ │ + sbceq r0, r1, r8, asr #7 │ │ │ │ │ tsteq ip, r0, ror #12 │ │ │ │ │ addeq r2, r1, r8, asr #2 │ │ │ │ │ sbceq r9, r0, r8, asr #12 │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ addeq r7, r0, r8, lsr r7 │ │ │ │ │ addeq r2, r0, r8, asr r5 │ │ │ │ │ addeq r1, r1, r0, lsl ip │ │ │ │ │ @@ -3163277,25 +3163049,25 @@ │ │ │ │ │ sbceq r4, r3, r0, ror #24 │ │ │ │ │ smlabteq ip, r8, ip, r9 │ │ │ │ │ tsteq ip, r8, asr #26 │ │ │ │ │ @ instruction: 0x010c9db8 │ │ │ │ │ rscseq r5, sl, r8, lsl #13 │ │ │ │ │ @ instruction: 0x010ca1b0 │ │ │ │ │ sbceq r9, r2, r8, ror #18 │ │ │ │ │ - sbceq r5, r0, r8, lsl #30 │ │ │ │ │ - strdeq r6, [r0], #8 │ │ │ │ │ + sbceq r5, r0, r0, lsr pc │ │ │ │ │ + ldrdeq r6, [r0], #0 │ │ │ │ │ strdeq sl, [ip, -r0] │ │ │ │ │ rscseq r5, sl, r8, lsr #13 │ │ │ │ │ smlabteq ip, r8, r0, fp │ │ │ │ │ sbceq sp, r1, r8, asr #27 │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ adcseq fp, pc, r8, asr #22 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ - sbceq r6, r2, r8, lsl r4 │ │ │ │ │ + strdeq r6, [r2], #48 @ 0x30 │ │ │ │ │ sbceq r8, r2, r0, ror #29 │ │ │ │ │ ldrsbteq ip, [pc], r0 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ sbceq r1, r0, r0, lsr #27 │ │ │ │ │ rscseq r5, sl, r8, asr #13 │ │ │ │ │ sbceq r9, r0, r0, lsl #16 │ │ │ │ │ tsteq ip, r8, lsr #28 │ │ │ │ │ @@ -3163315,17 +3163087,17 @@ │ │ │ │ │ adcseq pc, pc, r0, lsl #21 │ │ │ │ │ @ instruction: 0x010ccb90 │ │ │ │ │ rscseq r5, sl, r8, ror #15 │ │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ │ sbceq sp, r0, r8, lsr #16 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ sbceq r7, r3, r8, ror r3 │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ tsteq r4, r8, asr #19 @ │ │ │ │ │ - strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ tsteq ip, r8, lsr #24 │ │ │ │ │ @ instruction: 0x010cdc90 │ │ │ │ │ sbceq r0, r1, r8, asr #27 │ │ │ │ │ rscseq r5, sl, r8, lsl #16 │ │ │ │ │ strdeq sp, [ip, -r8] │ │ │ │ │ adcseq lr, r3, r8, lsl #20 │ │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ │ @@ -3163342,15 +3163114,15 @@ │ │ │ │ │ tsteq ip, r8, lsl #2 @ │ │ │ │ │ tsteq ip, r0, asr #2 @ │ │ │ │ │ tsteq r4, r0, lsl #22 @ │ │ │ │ │ @ instruction: 0x010cf1b0 │ │ │ │ │ rscseq r5, sl, r8, asr #18 │ │ │ │ │ sbceq r6, r0, r0, lsr #17 │ │ │ │ │ smulleq pc, r2, r8, r1 @ │ │ │ │ │ - sbceq r4, r0, r8, ror #23 │ │ │ │ │ + sbceq r4, r0, r0, lsl ip │ │ │ │ │ adcseq fp, pc, r0, lsr #17 │ │ │ │ │ tsteq ip, r0, asr #18 @ │ │ │ │ │ smlabbeq ip, r8, r9, pc @ │ │ │ │ │ @ instruction: 0x0114fb90 │ │ │ │ │ rscseq r5, sl, r8, ror #18 │ │ │ │ │ adcseq r9, r9, r8, lsl #25 │ │ │ │ │ ldrdeq pc, [ip, -r8] │ │ │ │ │ @@ -3163381,15 +3163153,15 @@ │ │ │ │ │ umlalseq r9, r9, r8, r1 @ │ │ │ │ │ rscseq r8, r9, r0, asr #13 │ │ │ │ │ sbceq r7, r0, r8, ror r8 │ │ │ │ │ smlatteq sp, r0, r3, r2 │ │ │ │ │ tsteq sp, r8, lsr r4 │ │ │ │ │ tsteq sp, r8, ror r4 │ │ │ │ │ rscseq r5, sl, r8, lsl #20 │ │ │ │ │ - sbceq r4, r0, r0, asr r3 │ │ │ │ │ + sbceq r4, r0, r8, ror r3 │ │ │ │ │ adcseq r2, r4, r0, ror #24 │ │ │ │ │ tsteq sp, r8, lsl #24 │ │ │ │ │ rscseq r5, sl, r8, lsr #24 │ │ │ │ │ strdeq r9, [r0], #8 │ │ │ │ │ smulleq lr, r2, r8, fp │ │ │ │ │ sbceq r1, r1, r0, lsl #16 │ │ │ │ │ rscseq r5, sl, r8, ror #24 │ │ │ │ │ @@ -3163419,15 +3163191,15 @@ │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ ldrheq r9, [r4], #232 @ 0xe8 │ │ │ │ │ sbceq r0, r0, r8, asr #22 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ smlabbeq sp, r8, lr, r3 │ │ │ │ │ adcseq r9, fp, r0, lsl #16 │ │ │ │ │ sbceq fp, r2, r0, lsl #6 │ │ │ │ │ sbceq pc, r1, r8, lsl lr @ │ │ │ │ │ sbceq r3, r2, r8, lsl #15 │ │ │ │ │ sbceq r7, r1, r8, asr #17 │ │ │ │ │ smlabteq sp, r0, r1, r4 │ │ │ │ │ @@ -3163508,15 +3163280,15 @@ │ │ │ │ │ strdeq r8, [r0, #-8] │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ adcseq sl, pc, r0, asr r3 @ │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ sbceq lr, r2, r8, asr #22 │ │ │ │ │ sbceq sp, r1, r8, lsr ip │ │ │ │ │ - sbceq r3, r0, r8 │ │ │ │ │ + sbceq r3, r0, r8, asr r0 │ │ │ │ │ sbceq r5, r0, r8, lsl #25 │ │ │ │ │ sbceq r8, r3, r0, asr r8 │ │ │ │ │ adcseq r2, r4, r0, asr sp │ │ │ │ │ sbceq r7, r0, r0, lsr #27 │ │ │ │ │ rscseq r6, fp, r0, asr r9 │ │ │ │ │ rscseq r7, sl, r8, rrx │ │ │ │ │ adcseq fp, sp, r8, lsl #26 │ │ │ │ │ @@ -3163534,15 +3163306,15 @@ │ │ │ │ │ rscseq r6, fp, r0, lsr #21 │ │ │ │ │ sbceq r3, r3, r0, lsr #27 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ adcseq lr, sp, r8, lsl r8 │ │ │ │ │ sbceq sp, r2, r8, ror #28 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ sbceq r8, r3, r8, ror sp │ │ │ │ │ sbceq ip, r2, r8, ror sp │ │ │ │ │ sbceq r5, r2, r0, lsr #17 │ │ │ │ │ addeq ip, r0, r8, lsr #26 │ │ │ │ │ adcseq lr, sp, r0, asr #24 │ │ │ │ │ adcseq lr, sp, r0, lsr #25 │ │ │ │ │ @@ -3167180,15 +3166952,15 @@ │ │ │ │ │ rscseq r9, fp, r8, lsr r3 │ │ │ │ │ rscseq r7, sl, r8, ror #4 │ │ │ │ │ adcseq r6, lr, r8, lsr #30 │ │ │ │ │ smulleq r1, r3, r8, fp │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ adcseq r9, r3, r0, lsr #17 │ │ │ │ │ rscseq r9, fp, r0, lsl #7 │ │ │ │ │ - strdeq r6, [r0], #8 │ │ │ │ │ + ldrdeq r6, [r0], #0 │ │ │ │ │ ldrhteq r9, [fp], #48 @ 0x30 │ │ │ │ │ rscseq r7, sl, r8, ror #5 │ │ │ │ │ adcseq r7, lr, r0, asr #25 │ │ │ │ │ sbceq r2, r3, r8, asr r5 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ teqeq pc, r1, lsl #22 │ │ │ │ │ @@ -3167352,2062 +3167124,2062 @@ │ │ │ │ │ ldclne 6, cr15, [sp], {78} @ 0x4e │ │ │ │ │ stceq 2, cr15, [r8], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ ... │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13ffd50 <__bss_end__@@Base+0xd026a0> │ │ │ │ │ - cmnvc r5, #209715200 @ 0xc800000 │ │ │ │ │ + strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ + cdpvs 13, 5, cr6, cr15, cr15, {3} │ │ │ │ │ + strbtvc r6, [r1], #-1893 @ 0xfffff89b │ │ │ │ │ + svcpl 0x00657669 │ │ │ │ │ + svcvs 0x006e6962 │ │ │ │ │ + @ instruction: 0x6c61696d │ │ │ │ │ cmnvs r7, lr, asr #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cdpvs 2, 6, cr4, cr9, cr0, {1} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 13ffd6c <__bss_end__@@Base+0xd026bc> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 13ffd74 <__bss_end__@@Base+0xd026c4> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ rsbeq r7, sp, r3, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13ffd90 <__bss_end__@@Base+0xd026e0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13ffd98 <__bss_end__@@Base+0xd026e8> │ │ │ │ │ + @ instruction: 0x666e6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - pushvs {r0, r1, r4, r5, r6, sl, fp, sp, lr} │ │ │ │ │ + svcvs 0x00727073 │ │ │ │ │ strbvs r6, [lr, #-1378]! @ 0xfffffa9e │ │ │ │ │ svcpl 0x00746966 │ │ │ │ │ ldrbtvc r6, [r3], #-3939 @ 0xfffff09d │ │ │ │ │ - stmdbcs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13ffde0 <__bss_end__@@Base+0xd02730> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13ffde8 <__bss_end__@@Base+0xd02738> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - rsbeq r6, r5, lr, ror #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + strbvs r6, [r5, #-878]! @ 0xfffffc92 │ │ │ │ │ + stclvs 6, cr7, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r0, r0, r9, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13ffe28 <__bss_end__@@Base+0xd02778> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13ffe30 <__bss_end__@@Base+0xd02780> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 13ffe3c <__bss_end__@@Base+0xd0278c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 13ffe44 <__bss_end__@@Base+0xd02794> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbseq r7, r3, r5, ror #4 │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 1400008 <__bss_end__@@Base+0xd02958> │ │ │ │ │ + @ instruction: 0x6c637965 │ │ │ │ │ + stmdbvs r4!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 1400010 <__bss_end__@@Base+0xd02960> │ │ │ │ │ rsbvc r6, pc, #99614720 @ 0x5f00000 │ │ │ │ │ - rsbsvc r6, r4, sp, ror #2 │ │ │ │ │ - stclmi 3, cr4, [pc, #-416] @ 13ffe74 <__bss_end__@@Base+0xd027c4> │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13ffe68 <__bss_end__@@Base+0xd027b8> │ │ │ │ │ - stmdbeq sl!, {r0, r4, r5, r9, sl, fp} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 1400028 <__bss_end__@@Base+0xd02978> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13ffe70 <__bss_end__@@Base+0xd027c0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 1400030 <__bss_end__@@Base+0xd02980> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ strbtvs r7, [lr], #-1382 @ 0xfffffa9a │ │ │ │ │ cdpvs 13, 6, cr6, cr5, cr1, {3} │ │ │ │ │ svcpl 0x006c6174 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ - andeq r6, r0, r3, ror sp │ │ │ │ │ - rsceq ip, r6, r0, asr r7 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13ffea8 <__bss_end__@@Base+0xd027f8> │ │ │ │ │ - smmlarpl r9, r3, r5, r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13ffeb0 <__bss_end__@@Base+0xd02800> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ ldrbtvc r7, [r3], #-1129 @ 0xfffffb97 │ │ │ │ │ - rsbcs r7, r5, r9, ror #12 │ │ │ │ │ + ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr7, cr5, cr15, {3} │ │ │ │ │ rsceq ip, r6, r7, ror r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13ffee8 <__bss_end__@@Base+0xd02838> │ │ │ │ │ - subsvs r6, pc, #3264 @ 0xcc0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13ffef0 <__bss_end__@@Base+0xd02840> │ │ │ │ │ + stmdbeq ip, {r0, r1, r4, r5, ip, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldrbpl r7, [r4, #-1392]! @ 0xfffffa90 │ │ │ │ │ + mrcvs 5, 3, r7, cr4, cr0, {3} │ │ │ │ │ stmdbvs r3!, {r0, r2, r3, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ - blvs 30db258 <_edata@@Base+0xe88258> │ │ │ │ │ + blvs 30db260 <_edata@@Base+0xe88260> │ │ │ │ │ rsbvc r5, r7, #420 @ 0x1a4 │ │ │ │ │ - stmdbvs r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ + strbtpl r7, [r8], -r1, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13fff20 <__bss_end__@@Base+0xd02870> │ │ │ │ │ - strbtvc r6, [pc], #-3123 @ 14000dc <__bss_end__@@Base+0xd02a2c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13fff28 <__bss_end__@@Base+0xd02878> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldrbvs r6, [r4, #-3701]! @ 0xfffff18b │ │ │ │ │ cmnvs r2, ip, ror #24 │ │ │ │ │ - ldmdbvs r4!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + rsbvc r7, r1, r4, ror r2 │ │ │ │ │ + strbpl r7, [pc], #-872 @ 140011c <__bss_end__@@Base+0xd02a6c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13fff68 <__bss_end__@@Base+0xd028b8> │ │ │ │ │ - stmdavc pc!, {r0, r4, r5, r8, r9, sp, lr}^ @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13fff70 <__bss_end__@@Base+0xd028c0> │ │ │ │ │ + ldrbpl r4, [r4], #-1329 @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ svcvs 0x005f7865 │ │ │ │ │ - ldrbvs r7, [pc], #-1141 @ 1400158 <__bss_end__@@Base+0xd02aa8> │ │ │ │ │ + ldrbvs r7, [pc], #-1141 @ 1400160 <__bss_end__@@Base+0xd02ab0> │ │ │ │ │ ldrbvs r6, [r2, #-1893]! @ 0xfffff89b │ │ │ │ │ - stcleq 3, cr7, [r5, #-404] @ 0xfffffe6c │ │ │ │ │ - stmdbvs ip!, {r3, r5, r8, sl, sp, lr}^ │ │ │ │ │ + ldclvs 5, cr6, [r2, #-404]! @ 0xfffffe6c │ │ │ │ │ + stclvs 14, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 13fffb8 <__bss_end__@@Base+0xd02908> │ │ │ │ │ - strbtvc r6, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 13fffc0 <__bss_end__@@Base+0xd02910> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ stclvs 4, cr7, [r5, #-420]! @ 0xfffffe5c │ │ │ │ │ mcrvs 15, 3, r5, cr9, cr3, {3} │ │ │ │ │ ldrbvs r6, [r2, #-1382]! @ 0xfffffa9a │ │ │ │ │ - svcvs 0x0065636e │ │ │ │ │ + strbtvs r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400000 <__bss_end__@@Base+0xd02950> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400008 <__bss_end__@@Base+0xd02958> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ strbtvc r7, [ip], #-1395 @ 0xfffffa8d │ │ │ │ │ - cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ + rsbcs r7, r5, r9, ror #12 │ │ │ │ │ rsbvc r6, sp, #478150656 @ 0x1c800000 │ │ │ │ │ rsbeq r6, r5, r5, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400048 <__bss_end__@@Base+0xd02998> │ │ │ │ │ - svcvs 0x00207932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400050 <__bss_end__@@Base+0xd029a0> │ │ │ │ │ + rsceq ip, r6, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ + ldrbpl r7, [r6], -lr, ror #6 │ │ │ │ │ subsvc r6, pc, sl, ror lr @ │ │ │ │ │ rsbvc r6, sp, #1867776 @ 0x1c8000 │ │ │ │ │ svcpl 0x00746f6f │ │ │ │ │ strbtvc r7, [r5], #-624 @ 0xfffffd90 │ │ │ │ │ - ldclcs 3, cr7, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ - cmpmi sp, r1, lsr pc │ │ │ │ │ + cmnvs r4, #-1811939327 @ 0x94000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14000a0 <__bss_end__@@Base+0xd029f0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14000a8 <__bss_end__@@Base+0xd029f8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ 14000a4 <__bss_end__@@Base+0xd029f4> │ │ │ │ │ - mrrcmi 13, 3, r4, r0, cr1 │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ rsbvc r7, r5, r5, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14000e8 <__bss_end__@@Base+0xd02a38> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14000f0 <__bss_end__@@Base+0xd02a40> │ │ │ │ │ + stmdbvc ip!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvc r5, #-1073741799 @ 0xc0000019 │ │ │ │ │ svcvs 0x00727073 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr2, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1605632 @ 0x188000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400130 <__bss_end__@@Base+0xd02a80> │ │ │ │ │ - @ instruction: 0x66666933 │ │ │ │ │ - blvs 2cd8830 <_edata@@Base+0xa85830> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400138 <__bss_end__@@Base+0xd02a88> │ │ │ │ │ + @ instruction: 0x6c616933 │ │ │ │ │ + blvs 2cd8838 <_edata@@Base+0xa85838> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - svcvs 0x00697374 │ │ │ │ │ + streq r7, [pc, #-884] @ 13fff90 <__bss_end__@@Base+0xd028e0> │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ rsbsvc r6, r8, r5, ror #10 │ │ │ │ │ stmdbvs r3!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsceq ip, r6, r4, ror r7 │ │ │ │ │ + stmdbvs lr!, {r2, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400160 <__bss_end__@@Base+0xd02ab0> │ │ │ │ │ - strbmi r5, [r5, #-561] @ 0xfffffdcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400168 <__bss_end__@@Base+0xd02ab8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldclmi 12, cr6, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + rsceq ip, r6, r3, ror r7 │ │ │ │ │ cmnvs r7, ip, ror #30 │ │ │ │ │ stccc 3, cr6, [r0], #-456 @ 0xfffffe38 │ │ │ │ │ - ldmdbvs r8!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr3, [pc, #-196]! @ 1400294 <__bss_end__@@Base+0xd02be4> │ │ │ │ │ + @ instruction: 0x432f0931 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14001a8 <__bss_end__@@Base+0xd02af8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 1400368 <__bss_end__@@Base+0xd02cb8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14001b0 <__bss_end__@@Base+0xd02b00> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 1400370 <__bss_end__@@Base+0xd02cc0> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - subsvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ - svcpl 0x006c6165 │ │ │ │ │ + svccs 0x0074736e │ │ │ │ │ + movtpl r4, #40013 @ 0x9c4d │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ rsbeq r6, r4, pc, asr r9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14001f0 <__bss_end__@@Base+0xd02b40> │ │ │ │ │ - stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14001f8 <__bss_end__@@Base+0xd02b48> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbvc r7, [pc, #-872]! @ 1400068 <__bss_end__@@Base+0xd029b8> │ │ │ │ │ - rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ + cmnvs r2, r8, ror #6 │ │ │ │ │ + svcvs 0x0066736e │ │ │ │ │ @ instruction: 0x676f6c70 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400230 <__bss_end__@@Base+0xd02b80> │ │ │ │ │ - ldrbvs r6, [r4, #-305]! @ 0xfffffecf │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 14003f0 <__bss_end__@@Base+0xd02d40> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400238 <__bss_end__@@Base+0xd02b88> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 14003f8 <__bss_end__@@Base+0xd02d48> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r2, lr, ror #6 │ │ │ │ │ - rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ + ldmdbvs r3!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbtpl r6, [r3], -pc, ror #28 │ │ │ │ │ ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ svcvs 0x00636576 │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsceq r7, r6, r4, ror r3 │ │ │ │ │ + stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400280 <__bss_end__@@Base+0xd02bd0> │ │ │ │ │ - strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400288 <__bss_end__@@Base+0xd02bd8> │ │ │ │ │ + rsbcs r6, r5, r1, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ 140029c <__bss_end__@@Base+0xd02bec> │ │ │ │ │ + pushmi {r0, r1, r4, r5, sl, ip, lr} │ │ │ │ │ ldclvs 1, cr6, [r4], #-456 @ 0xfffffe38 │ │ │ │ │ stclvs 14, cr6, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs lr, #1616 @ 0x650 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00666e65 │ │ │ │ │ + strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14002c8 <__bss_end__@@Base+0xd02c18> │ │ │ │ │ - svceq 0x00455433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14002d0 <__bss_end__@@Base+0xd02c20> │ │ │ │ │ + mcrvs 4, 3, r6, cr5, cr3, {1} │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ cmnvs r4, #-2147483620 @ 0x8000001c │ │ │ │ │ rsceq r6, r6, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14002f8 <__bss_end__@@Base+0xd02c48> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400300 <__bss_end__@@Base+0xd02c50> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ 140032c <__bss_end__@@Base+0xd02c7c> │ │ │ │ │ + svceq 0x00094c32 │ │ │ │ │ rsbsvs r7, r5, #-872415231 @ 0xcc000001 │ │ │ │ │ stmdbvs r6!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvs r4, #-939524095 @ 0xc8000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 3, 3, r7, cr4, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400348 <__bss_end__@@Base+0xd02c98> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400350 <__bss_end__@@Base+0xd02ca0> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs r1, #108003328 @ 0x6700000 │ │ │ │ │ - cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsceq r7, r6, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400378 <__bss_end__@@Base+0xd02cc8> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400380 <__bss_end__@@Base+0xd02cd0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - rsbvs r7, sp, #482344960 @ 0x1cc00000 │ │ │ │ │ + rsbvc r6, pc, #482344960 @ 0x1cc00000 │ │ │ │ │ ldrbtvc r6, [r2], #-3689 @ 0xfffff197 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14003a8 <__bss_end__@@Base+0xd02cf8> │ │ │ │ │ - ldrbvs r5, [r2, #-3890]! @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14003b0 <__bss_end__@@Base+0xd02d00> │ │ │ │ │ + svcmi 0x00495432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r9, ror pc │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ rsbvc r6, r1, #6488064 @ 0x630000 │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14003f0 <__bss_end__@@Base+0xd02d40> │ │ │ │ │ - rsceq ip, r6, r3, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14003f8 <__bss_end__@@Base+0xd02d48> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - cmnvs lr, #432013312 @ 0x19c00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr7, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400420 <__bss_end__@@Base+0xd02d70> │ │ │ │ │ - ldrbtvc r6, [r3], #-2353 @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400428 <__bss_end__@@Base+0xd02d78> │ │ │ │ │ + strbpl r4, [r1], #-3633 @ 0xfffff1cf │ │ │ │ │ cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00206c61 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - svcvs 0x00627563 │ │ │ │ │ + svcvs 0x00726465 │ │ │ │ │ andeq r1, r0, sl, lsr #18 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400450 <__bss_end__@@Base+0xd02da0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400458 <__bss_end__@@Base+0xd02da8> │ │ │ │ │ + streq r0, [pc, #-2097] @ 13ffde3 <__bss_end__@@Base+0xd02733> │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsceq r6, r6, r3, lsr r4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400480 <__bss_end__@@Base+0xd02dd0> │ │ │ │ │ - strbtvc r6, [lr], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400488 <__bss_end__@@Base+0xd02dd8> │ │ │ │ │ + @ instruction: 0x77656932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbvc r6, [lr, #-1317]! @ 0xfffffadb │ │ │ │ │ rsbseq r6, r2, sp, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14004b8 <__bss_end__@@Base+0xd02e08> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 1400678 <__bss_end__@@Base+0xd02fc8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14004c0 <__bss_end__@@Base+0xd02e10> │ │ │ │ │ + strbtvc r6, [pc], #-3121 @ 140067c <__bss_end__@@Base+0xd02fcc> │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 1400680 <__bss_end__@@Base+0xd02fd0> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stclcs 3, cr7, [pc, #-440]! @ 14004e8 <__bss_end__@@Base+0xd02e38> │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr2, {1} │ │ │ │ │ + stclvs 3, cr7, [pc, #-440]! @ 14004f0 <__bss_end__@@Base+0xd02e40> │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ strbvc r7, [lr, #-549]! @ 0xfffffddb │ │ │ │ │ rsceq ip, r6, sp, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400500 <__bss_end__@@Base+0xd02e50> │ │ │ │ │ - stclvs 1, cr6, [r2], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400508 <__bss_end__@@Base+0xd02e58> │ │ │ │ │ + smladxeq pc, r1, sl, r0 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x61207373 │ │ │ │ │ + stmdbvs ip!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ ldrbvs r7, [pc], -ip, ror #10 │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ - rsbvc r7, pc, #-939524095 @ 0xc8000001 │ │ │ │ │ + @ instruction: 0x676f7372 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400548 <__bss_end__@@Base+0xd02e98> │ │ │ │ │ - svccs 0x000a0f33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400550 <__bss_end__@@Base+0xd02ea0> │ │ │ │ │ + ldclvs 1, cr6, [r9], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cdpvs 2, 6, cr5, cr1, cr1, {3} │ │ │ │ │ - rsbcs r6, sp, r4, ror #30 │ │ │ │ │ - stclvs 4, cr7, [pc, #-388]! @ 14005b4 <__bss_end__@@Base+0xd02f04> │ │ │ │ │ + ldmdbvs r2!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ + stclvs 4, cr7, [pc, #-388]! @ 14005bc <__bss_end__@@Base+0xd02f0c> │ │ │ │ │ strbtvs r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400590 <__bss_end__@@Base+0xd02ee0> │ │ │ │ │ - svcvs 0x00726331 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400598 <__bss_end__@@Base+0xd02ee8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ + cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + cmpvs r0, r4, rrx │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ rsbvc r6, lr, r2, ror r1 │ │ │ │ │ ldrbvs r7, [r3, #-609]! @ 0xfffffd9f │ │ │ │ │ - ldrbpl r7, [r1, #-882] @ 0xfffffc8e │ │ │ │ │ + cmnvc r5, #536870919 @ 0x20000007 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14005e0 <__bss_end__@@Base+0xd02f30> │ │ │ │ │ - cmnvs r5, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14005e8 <__bss_end__@@Base+0xd02f38> │ │ │ │ │ + streq r0, [pc, #-2099] @ 13fff71 <__bss_end__@@Base+0xd028c1> │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ rsbsvc r7, r4, pc, ror #10 │ │ │ │ │ cmpvc pc, #1962934272 @ 0x75000000 │ │ │ │ │ smcvs 22308 @ 0x5724 │ │ │ │ │ ldrbtvc r5, [r3], #-3949 @ 0xfffff093 │ │ │ │ │ @ instruction: 0x676e6972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400620 <__bss_end__@@Base+0xd02f70> │ │ │ │ │ - ldrbmi r4, [r4, #-307] @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400628 <__bss_end__@@Base+0xd02f78> │ │ │ │ │ + rsceq ip, r6, r3, lsr r7 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - cmnpl r4, #112, 10 @ 0x1c000000 │ │ │ │ │ + ldrbtvc r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ cmnvs r7, ip, ror #30 │ │ │ │ │ rsceq r7, r6, r2, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400650 <__bss_end__@@Base+0xd02fa0> │ │ │ │ │ - ldclcs 14, cr6, [r3], #-196 @ 0xffffff3c │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 1400810 <__bss_end__@@Base+0xd03160> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400658 <__bss_end__@@Base+0xd02fa8> │ │ │ │ │ + blvs 2cd9cd8 <_edata@@Base+0xa86cd8> │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 1400818 <__bss_end__@@Base+0xd03168> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, lr, ror #6 │ │ │ │ │ + strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ rsbsvc r6, r8, sp, ror #2 │ │ │ │ │ rsbvc r6, r6, #1884160 @ 0x1cc000 │ │ │ │ │ strbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - stclcs 15, cr6, [sp, #-440]! @ 0xfffffe48 │ │ │ │ │ + svcvs 0x006d6f6e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14006a0 <__bss_end__@@Base+0xd02ff0> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14006a8 <__bss_end__@@Base+0xd02ff8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ ldrbvc r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ cdpvs 4, 6, cr7, cr1, cr12, {3} │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + ldrbtpl r6, [r2], #-3956 @ 0xfffff08c │ │ │ │ │ + svccs 0x00090f45 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14006e0 <__bss_end__@@Base+0xd03030> │ │ │ │ │ - @ instruction: 0x67657431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14006e8 <__bss_end__@@Base+0xd03038> │ │ │ │ │ + adchi r6, r2, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + cmnls r3, #24832 @ 0x6100 │ │ │ │ │ rsbvc r7, r5, #-738197503 @ 0xd4000001 │ │ │ │ │ ldrbvs r7, [r2, #-95]! @ 0xffffffa1 │ │ │ │ │ stclvs 13, cr6, [r2], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbseq r6, r3, r5, ror #14 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400728 <__bss_end__@@Base+0xd03078> │ │ │ │ │ - cmnle ip, r2, lsr r8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400730 <__bss_end__@@Base+0xd03080> │ │ │ │ │ + rsbscs r6, r3, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r0, #102760448 @ 0x6200000 │ │ │ │ │ rsceq ip, r6, r9, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400760 <__bss_end__@@Base+0xd030b0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400768 <__bss_end__@@Base+0xd030b8> │ │ │ │ │ + blls 14525e8 <__bss_end__@@Base+0xd54f38> │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - andhi pc, r0, r3, ror r8 @ │ │ │ │ │ + strbtvc r6, [lr], #-3955 @ 0xfffff08d │ │ │ │ │ cmnvs r9, #2030043136 @ 0x79000000 │ │ │ │ │ rsceq ip, r6, r3, ror r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400798 <__bss_end__@@Base+0xd030e8> │ │ │ │ │ - rscscs r6, ip, r1, lsr sp │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 1400958 <__bss_end__@@Base+0xd032a8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14007a0 <__bss_end__@@Base+0xd030f0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 1400960 <__bss_end__@@Base+0xd032b0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r6, [r3, #-2414]! @ 0xfffff692 │ │ │ │ │ stmdbvs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbpl r6, [r3, #-1379]! @ 0xfffffa9d │ │ │ │ │ - svcvs 0x0066696e │ │ │ │ │ + rsbspl r6, r3, #415236096 @ 0x18c00000 │ │ │ │ │ + svcvs 0x00646e61 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14007c8 <__bss_end__@@Base+0xd03118> │ │ │ │ │ - rsbvs r6, r1, #819200 @ 0xc8000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14007d0 <__bss_end__@@Base+0xd03120> │ │ │ │ │ + svclt 0x00385f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-404]! @ 1400814 <__bss_end__@@Base+0xd03164> │ │ │ │ │ - stmdbls r4, {r0, r4, r5, r9, ip, lr, pc} │ │ │ │ │ + cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r6, r7, ror #6 │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400808 <__bss_end__@@Base+0xd03158> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400810 <__bss_end__@@Base+0xd03160> │ │ │ │ │ + strbmi r5, [r1], #-1329 @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmncs r3, #24832 @ 0x6100 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ cmnvs r8, sp, ror #2 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r9, -r8, ror #10]! │ │ │ │ │ - cmpvs r6, r8, ror #8 │ │ │ │ │ + rsbscs r7, r3, r8, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400850 <__bss_end__@@Base+0xd031a0> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400858 <__bss_end__@@Base+0xd031a8> │ │ │ │ │ + blls 148cadc <__bss_end__@@Base+0xd8f42c> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ rsbvc r6, r5, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400898 <__bss_end__@@Base+0xd031e8> │ │ │ │ │ - @ instruction: 0xf8d44632 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14008a0 <__bss_end__@@Base+0xd031f0> │ │ │ │ │ + rsbsvc r7, r9, r2, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - cmnvs r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcvs 0x00765f78 │ │ │ │ │ rsbeq r6, ip, r8, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14008d8 <__bss_end__@@Base+0xd03228> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14008e0 <__bss_end__@@Base+0xd03230> │ │ │ │ │ + ldmdavs fp, {r1, r4, r5, fp, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc lr, #108, 18 @ 0x1b0000 │ │ │ │ │ ldrbvs r6, [r6, #-3183]! @ 0xfffff391 │ │ │ │ │ rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ - cdpvs 13, 7, cr6, cr3, cr1, {3} │ │ │ │ │ + cmnvs r3, r1, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400918 <__bss_end__@@Base+0xd03268> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400920 <__bss_end__@@Base+0xd03270> │ │ │ │ │ + rsbvs r6, sp, #49, 30 @ 0xc4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0xfffef773 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ rsbvc r6, r3, #1073741851 @ 0x4000001b │ │ │ │ │ rsceq r7, r6, pc, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400958 <__bss_end__@@Base+0xd032a8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400960 <__bss_end__@@Base+0xd032b0> │ │ │ │ │ + @ instruction: 0x77617232 │ │ │ │ │ rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ rsceq r7, r6, pc, ror #6 │ │ │ │ │ rsbvc r6, sp, #460 @ 0x1cc │ │ │ │ │ rsceq r6, r6, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400978 <__bss_end__@@Base+0xd032c8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400980 <__bss_end__@@Base+0xd032d0> │ │ │ │ │ + movwls r4, #38450 @ 0x9632 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 7, cr7, cr2, cr5, {3} │ │ │ │ │ + andmi r7, fp, r5, ror #6 │ │ │ │ │ ldrbvc r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ rsceq r6, r6, r2, ror lr │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14009b8 <__bss_end__@@Base+0xd03308> │ │ │ │ │ - subpl pc, r0, #-2147483636 @ 0x8000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14009c0 <__bss_end__@@Base+0xd03310> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ stclvs 15, cr6, [ip], #-396 @ 0xfffffe74 │ │ │ │ │ ldrbtvc r6, [r4], #-869 @ 0xfffffc9b │ │ │ │ │ cmnvc sp, #1342177286 @ 0x50000006 │ │ │ │ │ - andsls r4, r0, #61865984 @ 0x3b00000 │ │ │ │ │ + ldrbvs r6, [r2, #-2404]! @ 0xfffff69c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400a00 <__bss_end__@@Base+0xd03350> │ │ │ │ │ - @ instruction: 0xf1b23233 │ │ │ │ │ - blvs 2cd9100 <_edata@@Base+0xa86100> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400a08 <__bss_end__@@Base+0xd03358> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + blvs 2cd9108 <_edata@@Base+0xa86108> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ strbvs r6, [r3, #-358]! @ 0xfffffe9a │ │ │ │ │ - andeq r7, ip, r8, ror r0 │ │ │ │ │ + mcrvs 0, 3, r7, cr15, cr8, {3} │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvc r6, pc, pc, ror #26 │ │ │ │ │ strbtvc r7, [r5], #-609 @ 0xfffffd9f │ │ │ │ │ - cmpvs r6, pc, rrx │ │ │ │ │ + rsbscs r6, r3, pc, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400a30 <__bss_end__@@Base+0xd03380> │ │ │ │ │ - @ instruction: 0x6d6d7932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400a38 <__bss_end__@@Base+0xd03388> │ │ │ │ │ + andlt r7, r0, r2, lsr r3 │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + strmi r6, [r1], ip, ror #10 │ │ │ │ │ strbvc r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ cmpvs pc, #415236096 @ 0x18c00000 │ │ │ │ │ ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ - @ instruction: 0x46206c73 │ │ │ │ │ + cmnvc lr, #460 @ 0x1cc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400a68 <__bss_end__@@Base+0xd033b8> │ │ │ │ │ - strbtvs r7, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ - blvs 2cd9168 <_edata@@Base+0xa86168> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400a70 <__bss_end__@@Base+0xd033c0> │ │ │ │ │ + svcvs 0x00697433 │ │ │ │ │ + blvs 2cd9170 <_edata@@Base+0xa86170> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs r5, #1912602624 @ 0x72000000 │ │ │ │ │ - rsbsvc r6, r9, pc, ror #28 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ strbtvc r7, [r9], #-631 @ 0xfffffd89 │ │ │ │ │ stclvs 6, cr6, [r9], #-404 @ 0xfffffe6c │ │ │ │ │ - stclcs 6, cr6, [pc, #-404]! @ 1400aac <__bss_end__@@Base+0xd033fc> │ │ │ │ │ - stmdals r4, {r1, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ │ + cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400a98 <__bss_end__@@Base+0xd033e8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400aa0 <__bss_end__@@Base+0xd033f0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ 1400ac0 <__bss_end__@@Base+0xd03410> │ │ │ │ │ + ldrle r0, [r0, #-1843] @ 0xfffff8cd │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ svcpl 0x006e695f │ │ │ │ │ ldrbtvc r6, [r3], #-364 @ 0xfffffe94 │ │ │ │ │ qdsubvs r7, pc, ip @ │ │ │ │ │ - mcrvs 5, 3, r6, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #482344960 @ 0x1cc00000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400af8 <__bss_end__@@Base+0xd03448> │ │ │ │ │ - ldmdavs r4!, {r0, r4, r5, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400b00 <__bss_end__@@Base+0xd03450> │ │ │ │ │ + eorvc r6, r0, r1, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - svcpl 0x00737265 │ │ │ │ │ - strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ + cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ + strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ rsbvc r7, lr, r6, ror #10 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400b38 <__bss_end__@@Base+0xd03488> │ │ │ │ │ - blls 16f55bc <__bss_end__@@Base+0xff7f0c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400b40 <__bss_end__@@Base+0xd03490> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbvc r7, r5, #-1811939327 @ 0x94000001 │ │ │ │ │ - @ instruction: 0xf8d4736e │ │ │ │ │ + stmdavc sp!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + rsbvc r7, pc, sp, ror #16 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ cmnvc r9, #1593835520 @ 0x5f000000 │ │ │ │ │ strbtvc r7, [r5], #-611 @ 0xfffffd9d │ │ │ │ │ cdpvs 15, 7, cr5, cr5, cr5, {3} │ │ │ │ │ rsbvc r6, pc, #110100480 @ 0x6900000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-436]! @ 1400b8c <__bss_end__@@Base+0xd034dc> │ │ │ │ │ - orrmi pc, r0, #-2147483636 @ 0x8000000c │ │ │ │ │ + cmnvs lr, #457179136 @ 0x1b400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400b98 <__bss_end__@@Base+0xd034e8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400ba0 <__bss_end__@@Base+0xd034f0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs r3, #68, 18 @ 0x110000 │ │ │ │ │ ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs lr!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x7328206c │ │ │ │ │ cmnvs r4, r9, ror lr │ │ │ │ │ cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ strbtvc r6, [r9], #-3169 @ 0xfffff39f │ │ │ │ │ - subpl r2, r0, r9, ror r9 │ │ │ │ │ - @ instruction: 0xf7ff3001 │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, fp, sp}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400be8 <__bss_end__@@Base+0xd03538> │ │ │ │ │ - @ instruction: 0xe7a6ff31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400bf0 <__bss_end__@@Base+0xd03540> │ │ │ │ │ + strbvc r2, [r6, #-49] @ 0xffffffcf │ │ │ │ │ rsbvc r7, r5, #79 @ 0x4f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ hvcvc 20994 @ 0x5202 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbsvc r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + svcvs 0x00736e6f │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ strbtvc r7, [r5], #-889 @ 0xfffffc87 │ │ │ │ │ ldclvs 0, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ - @ instruction: 0xf43f4279 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400c20 <__bss_end__@@Base+0xd03570> │ │ │ │ │ - ldmdavc fp, {r0, r4, r5, r8, r9, fp, ip, pc} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400c28 <__bss_end__@@Base+0xd03578> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - svcmi 0x00407379 │ │ │ │ │ - addhi pc, sp, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x67697379 │ │ │ │ │ + rsbvc r6, pc, #104, 4 @ 0x80000006 │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ - strbtvc r6, [pc], #-3954 @ 1400e0c <__bss_end__@@Base+0xd0375c> │ │ │ │ │ - @ instruction: 0xf1b36873 │ │ │ │ │ - @ instruction: 0xf4bf4f40 │ │ │ │ │ + strbtvc r6, [pc], #-3954 @ 1400e14 <__bss_end__@@Base+0xd03764> │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400c68 <__bss_end__@@Base+0xd035b8> │ │ │ │ │ - svcge 0x0043f631 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400c70 <__bss_end__@@Base+0xd035c0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmibmi r0, {r0, r1, r4, r5, r6, r8, ip, sp, lr, pc} │ │ │ │ │ + rsbeq r6, r4, r3, ror r9 │ │ │ │ │ stmdbvs ip!, {r1, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r3!, {r0, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400ca8 <__bss_end__@@Base+0xd035f8> │ │ │ │ │ + bvs 1c4cf2c <__bss_end__@@Base+0x154f87c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400cb0 <__bss_end__@@Base+0xd03600> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400cb8 <__bss_end__@@Base+0xd03608> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ rsbscs r6, r8, ip, ror #10 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsceq ip, r6, sp, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400ce8 <__bss_end__@@Base+0xd03638> │ │ │ │ │ - @ instruction: 0x46073033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400cf0 <__bss_end__@@Base+0xd03640> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ eorpl r6, r0, lr, ror #14 │ │ │ │ │ strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - rsbvs r6, r1, #1687552 @ 0x19c000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r7, ror #30 │ │ │ │ │ + cmnvc lr, #268 @ 0x10c │ │ │ │ │ svcvs 0x00736c64 │ │ │ │ │ ldmdbvs pc, {r2, r5, r6, r8, sl, sp, lr}^ @ │ │ │ │ │ - ldrbtvc r6, [r4], #-2414 @ 0xfffff692 │ │ │ │ │ - andeq pc, r4, r3, ror r8 @ │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + strbvc r6, [r7, #-3681]! @ 0xfffff19f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400d20 <__bss_end__@@Base+0xd03670> │ │ │ │ │ - @ instruction: 0xf8c66533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400d28 <__bss_end__@@Base+0xd03678> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - rsbvs r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, fp, r1, ror #6 │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ cmnvs r4, #1073741851 @ 0x4000001b │ │ │ │ │ stmdavc r9!, {r3, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400d60 <__bss_end__@@Base+0xd036b0> │ │ │ │ │ - @ instruction: 0x463b4631 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400d68 <__bss_end__@@Base+0xd036b8> │ │ │ │ │ + svcpl 0x006c6c31 │ │ │ │ │ rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ svcvs 0x00746172 │ │ │ │ │ - strbvs r7, [r2, #-882]! @ 0xfffffc8e │ │ │ │ │ + andcs r7, r1, #-939524095 @ 0xc8000001 │ │ │ │ │ rsbsvc r6, r4, #108, 10 @ 0x1b000000 │ │ │ │ │ cmnvc r5, #29952 @ 0x7500 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400d90 <__bss_end__@@Base+0xd036e0> │ │ │ │ │ - @ instruction: 0xfffef732 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400d98 <__bss_end__@@Base+0xd036e8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - rsceq r7, r6, lr, ror #6 │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ stmdbvs r6!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvc r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400dd8 <__bss_end__@@Base+0xd03728> │ │ │ │ │ - cmnvs r5, #822083584 @ 0x31000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400de0 <__bss_end__@@Base+0xd03730> │ │ │ │ │ + rsbcs r7, pc, r1, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ cmnvs r3, r4, ror #30 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ - bvc 2e5c150 <_edata@@Base+0xc09150> │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400e20 <__bss_end__@@Base+0xd03770> │ │ │ │ │ - andeq r4, r0, r2, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400e28 <__bss_end__@@Base+0xd03778> │ │ │ │ │ + svcpl 0x00646e32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r4, r4, ror #2 │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - strbvc r2, [lr, #-110]! @ 0xffffff92 │ │ │ │ │ + rsbcs r6, ip, lr, ror #2 │ │ │ │ │ svcpl 0x006f6567 │ │ │ │ │ rsbvc r6, pc, #6208 @ 0x1840 │ │ │ │ │ cmnvs sl, r4, ror r9 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400e70 <__bss_end__@@Base+0xd037c0> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400e78 <__bss_end__@@Base+0xd037c8> │ │ │ │ │ + rsceq r6, r6, r3, lsr ip │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - strbtvc r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + stclvs 3, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ + rsceq ip, r6, r9, ror r7 │ │ │ │ │ ldrbvc r6, [r0, #-3657]! @ 0xfffff1b7 │ │ │ │ │ ldrbvs r2, [r4, #-116]! @ 0xffffff8c │ │ │ │ │ mcrvs 13, 3, r6, cr9, cr2, {3} │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ ldmdbvs r7!, {r5, fp, sp}^ │ │ │ │ │ - strbvc r6, [pc, #-2164]! @ 14007f8 <__bss_end__@@Base+0xd03148> │ │ │ │ │ + strbvc r6, [pc, #-2164]! @ 1400800 <__bss_end__@@Base+0xd03150> │ │ │ │ │ stmdbvs r4!, {r2, r4, r5, r6, sp}^ │ │ │ │ │ smcvs 50947 @ 0xc703 │ │ │ │ │ - @ instruction: 0x6e612979 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r2, r1, #1982464 @ 0x1e4000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400ed0 <__bss_end__@@Base+0xd03820> │ │ │ │ │ - cmnvs lr, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400ed8 <__bss_end__@@Base+0xd03828> │ │ │ │ │ + @ instruction: 0x66654431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ svcvs 0x006c6f63 │ │ │ │ │ smcvs 9714 @ 0x25f2 │ │ │ │ │ - cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400f18 <__bss_end__@@Base+0xd03868> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14010d8 <__bss_end__@@Base+0xd03a28> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400f20 <__bss_end__@@Base+0xd03870> │ │ │ │ │ + rsbsvc r6, r4, #1073741836 @ 0x4000000c │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14010e0 <__bss_end__@@Base+0xd03a30> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - strbvs r6, [r7, #-3184]! @ 0xfffff390 │ │ │ │ │ - rsbeq r7, r1, r2, ror #4 │ │ │ │ │ + ldmdbvs r2!, {r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ + ldrbvs r6, [pc, #-1902] @ 140098e <__bss_end__@@Base+0xd032de> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400f48 <__bss_end__@@Base+0xd03898> │ │ │ │ │ - @ instruction: 0x676e6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400f50 <__bss_end__@@Base+0xd038a0> │ │ │ │ │ + stccc 8, cr6, [r0], {49} @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ stclvs 12, cr6, [r5, #-404]! @ 0xfffffe6c │ │ │ │ │ rsbsvc r6, r4, r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400f88 <__bss_end__@@Base+0xd038d8> │ │ │ │ │ - strbeq r0, [lr, #-1842]! @ 0xfffff8ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400f90 <__bss_end__@@Base+0xd038e0> │ │ │ │ │ + rsceq ip, r6, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbvc r7, [lr, #-549]! @ 0xfffffddb │ │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbvs r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r3, ror r4 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1400fc8 <__bss_end__@@Base+0xd03918> │ │ │ │ │ - smladxeq fp, r1, r0, r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1400fd0 <__bss_end__@@Base+0xd03920> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, ip, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq r0, r0, r3, ror r3 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ rsbvc r6, r5, #1884160 @ 0x1cc000 │ │ │ │ │ cmnvc lr, #112, 18 @ 0x1c0000 │ │ │ │ │ cmnvs sp, fp, ror #18 │ │ │ │ │ - cmpvs r6, r0, ror r0 │ │ │ │ │ + rsbscs r6, r3, r0, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401010 <__bss_end__@@Base+0xd03960> │ │ │ │ │ - rsbvs r7, pc, #805306371 @ 0x30000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401018 <__bss_end__@@Base+0xd03968> │ │ │ │ │ + bleq ffb02ea0 <_edata@@Base+0xfd8afea0> │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r6, cr1, cr0, {2} │ │ │ │ │ cmnvs sp, pc, rrx │ │ │ │ │ - ldmdbvs r8!, {r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-448]! @ 1401030 <__bss_end__@@Base+0xd03980> │ │ │ │ │ + andeq r0, r0, r2, lsr r8 │ │ │ │ │ cmpvs pc, #1952 @ 0x7a0 │ │ │ │ │ cmnvs r2, r8, ror #2 │ │ │ │ │ rsbvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ cmnvs r6, r3, ror #30 │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-460]! @ 1401044 <__bss_end__@@Base+0xd03994> │ │ │ │ │ + andeq r0, r0, r2, lsr sl │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401060 <__bss_end__@@Base+0xd039b0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401068 <__bss_end__@@Base+0xd039b8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-484]! @ 140106c <__bss_end__@@Base+0xd039bc> │ │ │ │ │ + stmdbpl r3, {r0, r4, r5, r8, r9, fp, ip, sp, pc} │ │ │ │ │ mrrcvs 14, 7, r6, pc, cr10 @ │ │ │ │ │ rsceq r6, r6, pc, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14010a8 <__bss_end__@@Base+0xd039f8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14010b0 <__bss_end__@@Base+0xd03a00> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-484]! @ 14010b4 <__bss_end__@@Base+0xd03a04> │ │ │ │ │ + smladxls r9, r3, r4, ip │ │ │ │ │ andeq r0, r0, lr, ror ip │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14010f0 <__bss_end__@@Base+0xd03a40> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14010f8 <__bss_end__@@Base+0xd03a48> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 14012d8 <__bss_end__@@Base+0xd03c28> │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + @ instruction: 0x06854232 │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 14012e0 <__bss_end__@@Base+0xd03c30> │ │ │ │ │ rsceq r7, r6, r5, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401130 <__bss_end__@@Base+0xd03a80> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401138 <__bss_end__@@Base+0xd03a88> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r6, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stclvs 7, cr7, [r9], #-448 @ 0xfffffe40 │ │ │ │ │ rsceq ip, r6, r4, ror r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401188 <__bss_end__@@Base+0xd03ad8> │ │ │ │ │ - uqasxvc r6, ip, r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401190 <__bss_end__@@Base+0xd03ae0> │ │ │ │ │ + @ instruction: 0xd6000031 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - rsbeq r6, lr, #420 @ 0x1a4 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvc r3, #100, 10 @ 0x19000000 │ │ │ │ │ rsceq r6, r6, r9, ror sp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14011c8 <__bss_end__@@Base+0xd03b18> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14011d0 <__bss_end__@@Base+0xd03b20> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - svcvs 0x00726f73 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldrbvc r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ @ instruction: 0x766d6572 │ │ │ │ │ ldrbvs r6, [r5, #-3169]! @ 0xfffff39f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401208 <__bss_end__@@Base+0xd03b58> │ │ │ │ │ - stcmi 0, cr0, [r6], {50} @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401210 <__bss_end__@@Base+0xd03b60> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ 1400e7e <__bss_end__@@Base+0xd037ce> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 1400e86 <__bss_end__@@Base+0xd037d6> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq r7, r0, r3, ror r4 │ │ │ │ │ - andne r6, r0, #402653184 @ 0x18000000 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ rsbvc r6, r1, pc, asr ip │ │ │ │ │ strbvs r6, [r3, #-364]! @ 0xfffffe94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401260 <__bss_end__@@Base+0xd03bb0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401268 <__bss_end__@@Base+0xd03bb8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ ldclvs 1, cr6, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ rsbcs r6, r5, r1, ror #6 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbne r6, r5, #25088 @ 0x6200 │ │ │ │ │ + rsbeq r6, r5, r2, ror #24 │ │ │ │ │ cmnvs r5, r3, ror #24 │ │ │ │ │ ldrbvs r5, [r6, #-3954]! @ 0xfffff08e │ │ │ │ │ stmdavc r5!, {r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ rsbvs r6, r1, #24320 @ 0x5f00 │ │ │ │ │ - stclcs 12, cr6, [pc, #-404]! @ 14012b4 <__bss_end__@@Base+0xd03c04> │ │ │ │ │ - @ instruction: 0x46140231 │ │ │ │ │ + cmnvs lr, #25856 @ 0x6500 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14012a0 <__bss_end__@@Base+0xd03bf0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14012a8 <__bss_end__@@Base+0xd03bf8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbeq r7, ip, r8, ror #6 │ │ │ │ │ - stcls 2, cr0, [pc, #-120] @ 140140c <__bss_end__@@Base+0xd03d5c> │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvs ip!, {r1, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ ldrbvs r5, [r3, #-3937]! @ 0xfffff09f │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ 14012c0 <__bss_end__@@Base+0xd03c10> │ │ │ │ │ - movwvs r0, #24626 @ 0x6032 │ │ │ │ │ + rsbvs r7, sp, #116, 10 @ 0x1d000000 │ │ │ │ │ + eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14012e8 <__bss_end__@@Base+0xd03c38> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14012f0 <__bss_end__@@Base+0xd03c40> │ │ │ │ │ + @ instruction: 0x66766533 │ │ │ │ │ stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ │ rsbscs r6, r8, ip, ror #10 │ │ │ │ │ cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ cmnvc ip, #116, 2 │ │ │ │ │ rsbeq r6, r3, r3, ror r5 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401320 <__bss_end__@@Base+0xd03c70> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401328 <__bss_end__@@Base+0xd03c78> │ │ │ │ │ + ldrbvs r6, [r4, #-3633]! @ 0xfffff1cf │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 1401328 <__bss_end__@@Base+0xd03c78> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ 1401330 <__bss_end__@@Base+0xd03c80> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - andseq r7, fp, lr, ror #6 │ │ │ │ │ + cdpvs 3, 7, cr7, cr5, cr14, {3} │ │ │ │ │ @ instruction: 0x665f6e7a │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ strbvs r5, [r7, #-3954]! @ 0xfffff08e │ │ │ │ │ cmnvs r2, lr, ror #10 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ + subseq r0, r6, r2, lsl #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401370 <__bss_end__@@Base+0xd03cc0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401378 <__bss_end__@@Base+0xd03cc8> │ │ │ │ │ + movwvc r0, #24626 @ 0x6032 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvc r5, #-1879048185 @ 0x90000007 │ │ │ │ │ - strhi sp, [fp], -r0, lsl #24 │ │ │ │ │ + strbtvs r7, [r9], #-633 @ 0xfffffd87 │ │ │ │ │ + cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldmdbvs r4!, {r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr7, [r4, #-416]! @ 0xfffffe60 │ │ │ │ │ + andeq r8, r2, r2, lsr r6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14013c0 <__bss_end__@@Base+0xd03d10> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14013c8 <__bss_end__@@Base+0xd03d18> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - strbvc r7, [r1, -lr, ror #4]! │ │ │ │ │ + rsceq r6, r6, lr, ror #10 │ │ │ │ │ rsbseq r6, r4, ip, ror #10 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14013f0 <__bss_end__@@Base+0xd03d40> │ │ │ │ │ - addeq r2, r6, #819200 @ 0xc8000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14013f8 <__bss_end__@@Base+0xd03d48> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldrhi r7, [r3], -lr, ror #6 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ rsbeq r7, sp, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401438 <__bss_end__@@Base+0xd03d88> │ │ │ │ │ - movweq r0, #4145 @ 0x1031 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401440 <__bss_end__@@Base+0xd03d90> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ rsbvc r6, r1, r5, ror #24 │ │ │ │ │ svcpl 0x00646573 │ │ │ │ │ stclvs 5, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ stclvs 4, cr7, [r9, #-380]! @ 0xfffffe84 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 14014a4 <__bss_end__@@Base+0xd03df4> │ │ │ │ │ + strvs r0, [r4, #-51] @ 0xffffffcd │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401488 <__bss_end__@@Base+0xd03dd8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401490 <__bss_end__@@Base+0xd03de0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - ldrbtvc r6, [r4], #-3685 @ 0xfffff19b │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r6, r2, ror #12 │ │ │ │ │ rsceq ip, r6, r3, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14014d0 <__bss_end__@@Base+0xd03e20> │ │ │ │ │ - cmnvs sp, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14014d8 <__bss_end__@@Base+0xd03e28> │ │ │ │ │ + stclvs 4, cr6, [pc, #-196]! @ 14015d0 <__bss_end__@@Base+0xd03f20> │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsceq r6, r6, r3, ror lr │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ rsbvc r5, ip, r5, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401508 <__bss_end__@@Base+0xd03e58> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401510 <__bss_end__@@Base+0xd03e60> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [sl, #-2413]! @ 0xfffff693 │ │ │ │ │ + ldrbteq r6, [r8], #-1388 @ 0xfffffa94 │ │ │ │ │ + rsccs r0, r9, r4, ror r0 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ @ instruction: 0x6764655f │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-404]! @ 140156c <__bss_end__@@Base+0xd03ebc> │ │ │ │ │ + andeq r0, r0, r3, lsr r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401550 <__bss_end__@@Base+0xd03ea0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401558 <__bss_end__@@Base+0xd03ea8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvc r7, [sp], #-872 @ 0xfffffc98 │ │ │ │ │ - rsbeq r6, lr, r2, ror r1 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ stmdbvs r8!, {r0, r1, r2, r3, r4, r6, r8, r9, sp, lr}^ │ │ │ │ │ - mvnne r0, #50 @ 0x32 │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401598 <__bss_end__@@Base+0xd03ee8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14015a0 <__bss_end__@@Base+0xd03ef0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [r5, #-3170]! @ 0xfffff39e │ │ │ │ │ + stcl 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ svcvs 0x006e6962 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ - rsbvc r6, pc, #120586240 @ 0x7300000 │ │ │ │ │ + strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14015d8 <__bss_end__@@Base+0xd03f28> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14015e0 <__bss_end__@@Base+0xd03f30> │ │ │ │ │ + stccs 0, cr0, [r8, #-200] @ 0xffffff38 │ │ │ │ │ svcvs 0x006e6942 │ │ │ │ │ @ instruction: 0x6c61696d │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ cmnvs r7, #108, 30 @ 0x1b0 │ │ │ │ │ svcvs 0x00636e6f │ │ │ │ │ rsbvc r6, r6, r5, ror #12 │ │ │ │ │ - cmnvs r4, r4, ror #2 │ │ │ │ │ + ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401610 <__bss_end__@@Base+0xd03f60> │ │ │ │ │ - vmin.u8 d6, d0, d17 │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 14017d0 <__bss_end__@@Base+0xd04120> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401618 <__bss_end__@@Base+0xd03f68> │ │ │ │ │ + rsbsvc r6, r3, r1, lsr r9 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 14017d8 <__bss_end__@@Base+0xd04128> │ │ │ │ │ rsbsvc r4, r8, r0, lsr #10 │ │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ strbvs r4, [pc, -r0, lsr #24]! │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ cmnvs r9, #104, 26 @ 0x1a00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1207959551 @ 0xb8000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ @ instruction: 0x6764655f │ │ │ │ │ ldmdbvc r4!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbsvc r6, r3, r0, ror r5 │ │ │ │ │ + strlt r6, [sl, #-1392] @ 0xfffffa90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401660 <__bss_end__@@Base+0xd03fb0> │ │ │ │ │ - rsceq ip, r6, r3, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401668 <__bss_end__@@Base+0xd03fb8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbseq r7, r9, r8, ror #6 │ │ │ │ │ - rsceq ip, r6, r0, asr r7 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 8, 6, cr6, cr1, cr3, {3} │ │ │ │ │ cmnvs lr, r7, ror #10 │ │ │ │ │ - stclcs 5, cr6, [pc, #-436]! @ 140169c <__bss_end__@@Base+0xd03fec> │ │ │ │ │ - rsbeq r0, r6, r2, lsr r4 │ │ │ │ │ + cmnvs lr, #457179136 @ 0x1b400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14016a8 <__bss_end__@@Base+0xd03ff8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14016b0 <__bss_end__@@Base+0xd04000> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - smladxvc r4, r1, sp, r0 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r7, [r9], #-615 @ 0xfffffd99 │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - mcrvs 8, 3, r6, cr1, cr0, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #112, 16 @ 0x700000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14016f0 <__bss_end__@@Base+0xd04040> │ │ │ │ │ - rsbcs r7, r7, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14016f8 <__bss_end__@@Base+0xd04048> │ │ │ │ │ + svcvs 0x00697433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 1401738 <__bss_end__@@Base+0xd04088> │ │ │ │ │ + andeq r0, r0, r1, lsr r2 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ rsbseq r7, r4, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401730 <__bss_end__@@Base+0xd04080> │ │ │ │ │ - cmnvs r2, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401738 <__bss_end__@@Base+0xd04088> │ │ │ │ │ + andeq r0, r1, #49 @ 0x31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ 1401744 <__bss_end__@@Base+0xd04094> │ │ │ │ │ - andeq r0, r0, r1, lsr r2 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ andeq r0, r0, r5, ror #10 │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401770 <__bss_end__@@Base+0xd040c0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401778 <__bss_end__@@Base+0xd040c8> │ │ │ │ │ + stclvs 6, cr7, [r1], #-196 @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdbeq r1, {r0, r1, r4, r5, r6, r8, r9} │ │ │ │ │ vldmdbvs r5!, {d22-} │ │ │ │ │ svcpl 0x0072656d │ │ │ │ │ - stclvs 1, cr6, [sp, #-468]! @ 0xfffffe2c │ │ │ │ │ - cmpvs r2, r1, rrx │ │ │ │ │ + stclvs 4, cr6, [pc, #-468]! @ 1401794 <__bss_end__@@Base+0xd040e4> │ │ │ │ │ + rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14017b8 <__bss_end__@@Base+0xd04108> │ │ │ │ │ - streq r0, [r0, #-50] @ 0xffffffce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14017c0 <__bss_end__@@Base+0xd04110> │ │ │ │ │ + svcpl 0x006e6f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - cdpvs 4, 6, cr6, cr5, cr15, {3} │ │ │ │ │ + cmnvs r5, pc, ror #8 │ │ │ │ │ @ instruction: 0x6e6e6973 │ │ │ │ │ @ instruction: 0x6c666970 │ │ │ │ │ - rsbvs r6, r1, #25427968 @ 0x1840000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r1, ror #14 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401800 <__bss_end__@@Base+0xd04150> │ │ │ │ │ - strbtvc r4, [lr], #-2354 @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401808 <__bss_end__@@Base+0xd04158> │ │ │ │ │ + @ instruction: 0x06017332 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ rsbscs r6, r2, r9, ror #10 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs pc, {r0, r1, r2, r4, r5, r6, r8, r9, sp, lr}^ @ │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbvc r6, [ip, #-374]! @ 0xfffffe8a │ │ │ │ │ cdpvs 2, 6, cr7, cr1, cr5, {3} │ │ │ │ │ - rsbscs r6, r3, r7, ror #10 │ │ │ │ │ - rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + tsteq r3, r5, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401858 <__bss_end__@@Base+0xd041a8> │ │ │ │ │ - cmnvc r3, #213909504 @ 0xcc00000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401860 <__bss_end__@@Base+0xd041b0> │ │ │ │ │ + strbtvc r6, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - cmnvs r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ + cmnmi r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ + @ instruction: 0x732d6968 │ │ │ │ │ rsbvs r6, r1, #30976 @ 0x7900 │ │ │ │ │ cmpvc pc, #25856 @ 0x6500 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr5, {3} │ │ │ │ │ ldmdbvc r2!, {r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14018a0 <__bss_end__@@Base+0xd041f0> │ │ │ │ │ - andeq r6, r0, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14018a8 <__bss_end__@@Base+0xd041f8> │ │ │ │ │ + rsceq r6, r6, r2, lsr lr │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcvs 0x00726863 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ cdpvs 15, 6, cr5, cr9, cr3, {3} │ │ │ │ │ - cmnvc r8, #100, 10 @ 0x19000000 │ │ │ │ │ + ldmdbvs r8!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14018e0 <__bss_end__@@Base+0xd04230> │ │ │ │ │ - andeq r8, r2, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14018e8 <__bss_end__@@Base+0xd04238> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r8, ror #6 │ │ │ │ │ + rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ - ldmdbvs r9!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - movwne r7, #4965 @ 0x1365 │ │ │ │ │ + ldrbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ + stmdbvs r4!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401928 <__bss_end__@@Base+0xd04278> │ │ │ │ │ - andeq r7, r2, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401930 <__bss_end__@@Base+0xd04280> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ + rsbsvc r6, r3, r3, ror r9 │ │ │ │ │ + rsbseq r6, r9, ip, ror #2 │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ mcrvs 2, 3, r6, cr9, cr15, {2} │ │ │ │ │ svcpl 0x00797261 │ │ │ │ │ cmnvs r2, r1, ror #4 │ │ │ │ │ - ldrbvc r5, [r3, #-3961]! @ 0xfffff087 │ │ │ │ │ - svcvs 0x00745f6d │ │ │ │ │ + strbtvc r6, [lr], #-2425 @ 0xfffff687 │ │ │ │ │ + rsbvc r6, r5, #26476544 @ 0x1940000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401980 <__bss_end__@@Base+0xd042d0> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401988 <__bss_end__@@Base+0xd042d8> │ │ │ │ │ + andeq r0, r0, r3, lsr sl │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ stmdbvs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldrbtvc r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ - mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ + cmnvc r4, #112, 10 @ 0x1c000000 │ │ │ │ │ + cmneq lr, r9, ror #30 │ │ │ │ │ cmnvs r9, #2030043136 @ 0x79000000 │ │ │ │ │ ldrbvs r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - ldmdbvs r9!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbtcs r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14019d8 <__bss_end__@@Base+0xd04328> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14019e0 <__bss_end__@@Base+0xd04330> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtvs r6, [r0], #-3169 @ 0xfffff39f │ │ │ │ │ - adcseq r0, r5, #4096 @ 0x1000 │ │ │ │ │ + ldmdbvs r0!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401a18 <__bss_end__@@Base+0xd04368> │ │ │ │ │ - stceq 0, cr0, [r0], {49} @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401a20 <__bss_end__@@Base+0xd04370> │ │ │ │ │ + rsbscs r6, r4, r1, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, #24832 @ 0x6100 │ │ │ │ │ + cdpvs 12, 7, cr6, cr3, cr1, {3} │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ ldrbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ - @ instruction: 0x77617274 │ │ │ │ │ + rsceq r7, r6, r4, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401a70 <__bss_end__@@Base+0xd043c0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401a78 <__bss_end__@@Base+0xd043c8> │ │ │ │ │ + tsteq r0, r2, lsr r1 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stclvs 5, cr6, [r9], #-432 @ 0xfffffe50 │ │ │ │ │ + svccs 0x0000656c │ │ │ │ │ strbvs r7, [r8, #-115]! @ 0xffffff8d │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ - cmnvs r4, ip, ror #10 │ │ │ │ │ - rsceq ip, r6, r0, asr r7 │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401ab8 <__bss_end__@@Base+0xd04408> │ │ │ │ │ - rsbseq r7, r4, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401ac0 <__bss_end__@@Base+0xd04410> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ - rsbsvc r6, r4, #-1073741796 @ 0xc000001c │ │ │ │ │ - rsbscs r7, r0, r9, ror #16 │ │ │ │ │ + beq 238e27c <_edata@@Base+0x13b27c> │ │ │ │ │ + andeq r2, sl, r2, lsl #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401b00 <__bss_end__@@Base+0xd04450> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401b08 <__bss_end__@@Base+0xd04458> │ │ │ │ │ + teqeq r4, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbvc r7, r2, #-1207959551 @ 0xb8000001 │ │ │ │ │ + cmnvs r0, lr, ror #6 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00657372 │ │ │ │ │ svcvs 0x0063616a │ │ │ │ │ cmpvc pc, #1605632 @ 0x188000 │ │ │ │ │ - stmdavc r9!, {r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ │ + ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401b58 <__bss_end__@@Base+0xd044a8> │ │ │ │ │ - blcc 141b1d8 <__bss_end__@@Base+0xd1db28> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401b60 <__bss_end__@@Base+0xd044b0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - rsbscs r7, r2, lr, ror #6 │ │ │ │ │ - ldclvs 3, cr6, [pc, #-476] @ 1401b6c <__bss_end__@@Base+0xd044bc> │ │ │ │ │ + strbteq r7, [r1], #-878 @ 0xfffffc92 │ │ │ │ │ + ldclvs 3, cr6, [pc, #-476] @ 1401b74 <__bss_end__@@Base+0xd044c4> │ │ │ │ │ ldmdbvc r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 4, cr7, [pc], #-200 @ 1401c8c <__bss_end__@@Base+0xd045dc> │ │ │ │ │ + stclvs 4, cr7, [pc], #-200 @ 1401c94 <__bss_end__@@Base+0xd045e4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401ba8 <__bss_end__@@Base+0xd044f8> │ │ │ │ │ - andeq r0, r0, r3, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401bb0 <__bss_end__@@Base+0xd04500> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - stmdbvs r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdaeq r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdavs r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclvs 1, cr6, [sp, #-416]! @ 0xfffffe60 │ │ │ │ │ svcvs 0x0072657a │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - rsbseq r7, r0, r9, ror #16 │ │ │ │ │ - ldrbeq r0, [ip, #522]! @ 0x20a │ │ │ │ │ + ldmdbvs r0!, {r0, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401bf0 <__bss_end__@@Base+0xd04540> │ │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401bf8 <__bss_end__@@Base+0xd04548> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cdpvs 12, 7, cr6, cr9, cr1, {3} │ │ │ │ │ - cmnvs r9, pc, ror #26 │ │ │ │ │ + strmi r7, [r0], #-865 @ 0xfffffc9f │ │ │ │ │ + adcseq r0, r5, #4096 @ 0x1000 │ │ │ │ │ strbvs r6, [ip, #-1635]! @ 0xfffff99d │ │ │ │ │ ldmdavs r4!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401c38 <__bss_end__@@Base+0xd04588> │ │ │ │ │ - andeq r0, r0, r2, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401c40 <__bss_end__@@Base+0xd04590> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - rsbscs r6, r2, r9, ror pc │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + rsbseq r7, r4, r9, ror r3 │ │ │ │ │ + ldrhi r0, [fp], -r7, asr #2 │ │ │ │ │ strbtvc r6, [r4], #-3685 @ 0xfffff19b │ │ │ │ │ cmnvs r4, r8, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401c80 <__bss_end__@@Base+0xd045d0> │ │ │ │ │ - streq r0, [r0, #-51] @ 0xffffffcd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401c88 <__bss_end__@@Base+0xd045d8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2e5cfc8 <_edata@@Base+0xc09fc8> │ │ │ │ │ + bvc 2e5cfd0 <_edata@@Base+0xc09fd0> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - vmovvs.8 d15[6], r4 │ │ │ │ │ + cmpvs r6, r4, asr fp │ │ │ │ │ rsbsvc r7, r0, #111 @ 0x6f │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401cb8 <__bss_end__@@Base+0xd04608> │ │ │ │ │ - rsceq ip, r6, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401cc0 <__bss_end__@@Base+0xd04610> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ 1401cec <__bss_end__@@Base+0xd0463c> │ │ │ │ │ + svcmi 0x00180031 │ │ │ │ │ cdpvs 13, 6, cr6, cr9, cr12, {3} │ │ │ │ │ rsceq ip, r6, r0, asr r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401d00 <__bss_end__@@Base+0xd04650> │ │ │ │ │ - cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401d08 <__bss_end__@@Base+0xd04658> │ │ │ │ │ + cmnvs r5, r1, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - tsteq r0, r3, ror r0 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldclvs 0, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ stmdbvc r3!, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ cmnvc r5, #25344 @ 0x6300 │ │ │ │ │ - ldrbtvc r0, [r4], #-305 @ 0xfffffecf │ │ │ │ │ + cmnvs r8, pc, asr r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1401d38 <__bss_end__@@Base+0xd04688> │ │ │ │ │ - andcs r5, r1, r2, lsr r0 │ │ │ │ │ - ldrbtvc r7, [r0], #-2149 @ 0xfffff79b │ │ │ │ │ - rsceq ip, r6, r0, lsl #15 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1401d40 <__bss_end__@@Base+0xd04690> │ │ │ │ │ + rsceq r6, r6, r2, lsr sp │ │ │ │ │ ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ mcrvs 13, 3, r6, cr9, cr2, {3} │ │ │ │ │ strbtvs r2, [r9], -r5, rrx │ │ │ │ │ ldrbmi r4, [r2, -r0, lsr #2] │ │ │ │ │ svcvs 0x00632053 │ │ │ │ │ cmnvc r9, #-1207959551 @ 0xb8000001 │ │ │ │ │ svcvs 0x00207374 │ │ │ │ │ @@ -3170513,15 +3170285,15 @@ │ │ │ │ │ @ instruction: 0x01326095 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq lr, [r3], r0 │ │ │ │ │ teqeq r0, sp, lsr #23 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - smulleq r0, r3, r0, r9 │ │ │ │ │ + sbceq r0, r3, r8, ror #18 │ │ │ │ │ teqeq r1, sp, asr #21 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r0, ror #24 │ │ │ │ │ teqeq r1, r1, lsr #20 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3170549,23 +3170321,23 @@ │ │ │ │ │ teqeq r1, r9 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r0, lsl #21 │ │ │ │ │ teqeq r0, sp, ror #31 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - smulleq r0, r3, r8, r1 │ │ │ │ │ + sbceq r0, r3, r0, ror r1 │ │ │ │ │ teqeq r0, r1, asr #27 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r0, lsr #12 │ │ │ │ │ teqeq r2, r5 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r8, asr r5 │ │ │ │ │ + sbceq r0, r3, r0, lsl #11 │ │ │ │ │ teqeq r1, r9, asr #31 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, asr #3 │ │ │ │ │ teqeq r0, sp, ror r9 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3170661,15 +3170433,15 @@ │ │ │ │ │ teqeq r1, r9, lsl #27 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, ror #9 │ │ │ │ │ teqeq r2, sp, lsr #2 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r0, asr #28 │ │ │ │ │ + sbceq r8, r1, r8, lsl lr │ │ │ │ │ teqeq r2, r1, lsl r2 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r8, lsl #5 │ │ │ │ │ teqeq r1, sp, lsr #32 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3170677,15 +3170449,15 @@ │ │ │ │ │ teqeq r1, sp, lsr r5 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, ror #24 │ │ │ │ │ teqeq r1, r1 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r8, lsr ip │ │ │ │ │ + sbceq r8, r1, r8, ror #23 │ │ │ │ │ teqeq r1, r9 @ │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r0, lsr #17 │ │ │ │ │ teqeq r2, r1, lsl #10 │ │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3170749,15 +3170521,15 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq r5, r8, r8, lsl #3 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r9, r7, r0, asr #30 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r0, ror #24 │ │ │ │ │ + sbceq r8, r1, r8, lsr ip │ │ │ │ │ teqeq lr, sp, lsl #9 │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8, lsr r7 │ │ │ │ │ teqeq pc, r1 @ @ │ │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3170821,31 +3170593,31 @@ │ │ │ │ │ teqeq r7, r5 @ │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, lsl lr │ │ │ │ │ teqeq r7, r5, asr #6 │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r8, r3, r0, asr sp │ │ │ │ │ + adcseq r8, r3, r8, lsr #26 │ │ │ │ │ teqeq r6, r1 @ │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, lsl #20 │ │ │ │ │ teqeq r6, r1, lsr #28 @ │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r4, r3, r8, asr #17 │ │ │ │ │ + strdeq r4, [r3], #128 @ 0x80 │ │ │ │ │ teqeq r7, r5, asr lr │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r0, lsr pc │ │ │ │ │ + sbceq r1, r3, r8, asr pc │ │ │ │ │ teqeq r6, r5 @ @ │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r9, r3, r0, lsl #6 │ │ │ │ │ + adcseq r9, r3, r0, lsr #12 │ │ │ │ │ teqeq r7, sp, lsl #21 │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrhteq r9, [r3], r0 │ │ │ │ │ teqeq r6, r1 @ │ │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ @@ -3170855,15 +3170627,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r9, r7, r8, lsl pc │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ sbcseq r3, r2, r0, ror #16 │ │ │ │ │ - svccc 0x00d09418 │ │ │ │ │ + stclcc 4, cr0, [r6], {24} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r0, lsr #22 │ │ │ │ │ cmpeq ip, r9, lsl lr │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r6, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -3170875,15 +3170647,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, lsl #10 │ │ │ │ │ teqeq r7, sp, lsl r5 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - rsceq sl, r1, r8, lsr r2 │ │ │ │ │ + rsceq sl, r1, r0, lsl #24 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq fp, r8, r0, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq fp, r8, r0, asr #7 │ │ │ │ │ @@ -3170899,15 +3170671,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbceq fp, r8, r0, ror r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - addeq sp, r8, r8, lsl #31 │ │ │ │ │ + umulleq sp, r8, r0, pc @ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq fp, r8, r8, asr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbceq fp, r8, r0, ror #8 │ │ │ │ │ @@ -3170941,15 +3170713,15 @@ │ │ │ │ │ teqeq r7, sp, asr #10 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r4, r3, r0, asr #18 │ │ │ │ │ teqeq r7, r5, asr r0 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r0, lsl #31 │ │ │ │ │ + adcseq r1, r4, r8, lsr #31 │ │ │ │ │ teqeq r7, r9, lsr #8 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, ror #3 │ │ │ │ │ teqeq r7, r1, asr #3 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3170965,15 +3170737,15 @@ │ │ │ │ │ teqeq r7, r9, lsl #12 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r0, lsl r2 │ │ │ │ │ teqeq r7, r9, asr r3 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r0, lsr #22 │ │ │ │ │ + sbceq r0, r3, r8, asr #22 │ │ │ │ │ teqeq r7, sp, ror r6 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r4, r3, r0, lsl #6 │ │ │ │ │ teqeq r7, r5 @ │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3170981,27 +3170753,27 @@ │ │ │ │ │ teqeq r7, r9, lsr #20 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r4, [r3], #72 @ 0x48 │ │ │ │ │ teqeq r7, r9 @ │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r8, ror #8 │ │ │ │ │ + smulleq r8, r1, r0, r4 │ │ │ │ │ teqeq r7, sp, asr #14 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r8, lsl r9 │ │ │ │ │ + sbceq r7, r1, r0, asr #18 │ │ │ │ │ teqeq r7, r5, lsl #31 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, lsr #31 │ │ │ │ │ teqeq r7, r5, ror #7 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r6, r1, r8, asr #2 │ │ │ │ │ + sbceq r6, r1, r0, lsr #2 │ │ │ │ │ teqeq r7, r9, ror #7 │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8, asr r5 │ │ │ │ │ teqeq r7, sp, asr pc │ │ │ │ │ @ instruction: 0x01160f98 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3171027,23 +3170799,23 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r9, r7, r8, lsr pc │ │ │ │ │ andeq sp, r0, r1, lsl #6 │ │ │ │ │ cmpeq r6, r8, lsr #14 │ │ │ │ │ addeq r7, r0, r8, lsl #25 │ │ │ │ │ - svccc 0x00cfb0cc │ │ │ │ │ + stclcc 0, cr2, [r5], {204} @ 0xcc │ │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - addeq lr, r8, r8, asr r9 │ │ │ │ │ + addeq lr, r8, r0, ror #18 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq fp, pc, r8, ror pc @ │ │ │ │ │ - svccc 0x00d5ba6c │ │ │ │ │ + vstmiacc fp, {s5-s112} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, asr r4 @ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, lsr #21 │ │ │ │ │ teqeq r9, sp, lsl #8 │ │ │ │ │ @@ -3171229,15 +3171001,15 @@ │ │ │ │ │ teqeq r8, sp, asr #22 @ │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrsbteq r2, [r4], r0 │ │ │ │ │ teqeq r8, r1, asr #22 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - smulleq pc, r2, r0, lr @ │ │ │ │ │ + strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ teqeq r8, r1, ror #20 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r4, r3, r8, r1 │ │ │ │ │ teqeq r8, r1, lsl #19 │ │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3171263,75 +3171035,75 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r9, r7, r8, asr #30 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbceq r7, sl, r0, lsr r3 │ │ │ │ │ - svccc 0x00d5ba78 │ │ │ │ │ + vstmiacc fp, {s5-s124} │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ ldrsheq fp, [pc], #232 @ │ │ │ │ │ - svccc 0x00d5ba7c │ │ │ │ │ + vstmiacc fp, {s5-s128} │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r0, r8, lsl pc │ │ │ │ │ addeq r7, r0, r8, lsl #25 │ │ │ │ │ - subsmi r7, fp, r8, asr #30 │ │ │ │ │ + ldclcc 8, cr14, [r0, #-416] @ 0xfffffe60 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq lr, [r0, #-72] @ 0xffffffb8 │ │ │ │ │ smlaltbeq lr, pc, r5, r2 @ │ │ │ │ │ smlabteq pc, r8, pc, r4 @ │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smullseq fp, pc, r8, sp @ │ │ │ │ │ - svccc 0x00d5ba94 │ │ │ │ │ + vstmiacc fp, {s5-s152} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r9, r7, r8, asr pc │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbceq r7, sl, r0, lsr #6 │ │ │ │ │ - svccc 0x00d5ba9c │ │ │ │ │ + vstmiacc fp, {s5-s160} │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbcseq fp, pc, r0, lsl sp @ │ │ │ │ │ - svccc 0x00d5baa4 │ │ │ │ │ + vstmiacc fp, {s5-s168} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r4 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, asr r4 @ │ │ │ │ │ andeq r5, r0, r1, lsl #6 │ │ │ │ │ - sbcseq r1, r2, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x007d5390 │ │ │ │ │ addeq r7, r0, r8, lsl #25 │ │ │ │ │ - subsmi r7, fp, ip, asr #30 │ │ │ │ │ + ldclcc 8, cr14, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r9, r7, r0, asr pc │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smlalbbeq lr, r0, r0, r5 │ │ │ │ │ cmpeq pc, r9, lsl #18 │ │ │ │ │ smlabteq pc, r8, pc, r4 @ │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smullseq fp, pc, r8, ip @ │ │ │ │ │ - svccc 0x00d5babc │ │ │ │ │ + vstmiacc fp, {s5-s192} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #8 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ sbcseq fp, pc, r0, lsl ip @ │ │ │ │ │ - svccc 0x00d5bac8 │ │ │ │ │ + vstmiacc fp, {s5-s204} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, lsl #20 │ │ │ │ │ teqeq sp, r5 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r0, asr sp │ │ │ │ │ teqeq sp, r1 @ │ │ │ │ │ @@ -3171341,15 +3171113,15 @@ │ │ │ │ │ teqeq sp, r9 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, lsl #30 │ │ │ │ │ teqeq sp, r1, asr #29 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r0, lsl r7 │ │ │ │ │ + sbceq r1, r3, r8, ror #13 │ │ │ │ │ teqeq sp, r9, asr r0 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, lsr #6 │ │ │ │ │ teqeq sp, r5 @ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3171458,64 +3171230,64 @@ │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r8, ror #28 │ │ │ │ │ teqeq sp, r1, asr #26 │ │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 1016 @ 0x3f8 │ │ │ │ │ - strdmi lr, [r8], #128 @ 0x80 │ │ │ │ │ - subsmi r7, fp, r4, asr pc │ │ │ │ │ + ldccc 2, cr5, [lr, #64]! @ 0x40 │ │ │ │ │ + ldclcc 8, cr14, [r0, #-464] @ 0xfffffe30 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbceq r9, r7, r0, lsr pc │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smullseq r5, r0, r0, r2 │ │ │ │ │ - svccc 0x00d5bad4 │ │ │ │ │ + vstmiacc fp, {s5-s216} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #8 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ smulleq r7, sl, r8, r2 │ │ │ │ │ - svccc 0x00d5bae0 │ │ │ │ │ + vstmiacc fp, {s5-s228} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r0, r8, pc @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi lr, r8, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r0, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r4 @ │ │ │ │ │ andeq r6, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlalbteq r3, fp, r8, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr5, [lr, #272]! @ 0x110 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr5, [lr, #304]! @ 0x130 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r4 @ │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ mrseq r5, (UNDEF: 64) │ │ │ │ │ @@ -3172156,15 +3171928,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlatteq sp, r0, sl, pc @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r0, r1 │ │ │ │ │ - smceq 17544 @ 0x4488 │ │ │ │ │ + @ instruction: 0x01644890 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, sl, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r1, r8, lsr #4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -3179862,15 +3179634,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r0, r1 │ │ │ │ │ - cmneq r4, r8, lsr #17 │ │ │ │ │ + cmneq r4, r0, asr #17 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, sl, r0, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -3180142,15 +3179914,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r0, r1 │ │ │ │ │ - ldrdeq r4, [r4, #-136]! @ 0xffffff78 │ │ │ │ │ + strdeq r4, [r4, #-128]! @ 0xffffff80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, sl, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r8, lsr #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -3180462,15 +3180234,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r0, r1 │ │ │ │ │ - cmneq r4, r8, ror #18 │ │ │ │ │ + cmneq r4, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, sl, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r8, lsl #6 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -3181654,15 +3181426,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r7, r0, r1 │ │ │ │ │ - cmneq r4, r8, lsl #18 │ │ │ │ │ + cmneq r4, r0, lsr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, sl, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x01119db0 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -3183985,15 +3183757,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r1, r0, lsr #22 │ │ │ │ │ cmpeq r7, r9, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r4, pc, r0, lsr #22 │ │ │ │ │ + adcseq r4, pc, r8, asr #22 │ │ │ │ │ hvceq 29809 @ 0x7471 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ smulleq r1, r0, r0, r4 │ │ │ │ │ cmpeq r7, r5, lsr #12 │ │ │ │ │ @@ -3184021,21 +3183793,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r8, lsl #25 │ │ │ │ │ cmpeq r7, sp, lsl #6 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq r4, pc, r8, fp @ │ │ │ │ │ + adcseq r4, pc, r0, asr #23 │ │ │ │ │ cmpeq r7, r5, lsl r2 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sp, pc, r8, asr #27 │ │ │ │ │ + adcseq sp, pc, r8, lsl lr @ │ │ │ │ │ cmpeq r7, sp, lsl r1 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r0, asr #8 │ │ │ │ │ cmpeq r7, r5, lsr #32 │ │ │ │ │ @@ -3184051,15 +3183823,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, ror #18 │ │ │ │ │ hvceq 29669 @ 0x73e5 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r0, lsl #11 │ │ │ │ │ + ldrsbteq sl, [ip], r0 │ │ │ │ │ @ instruction: 0x01473d9d │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, lsr r0 @ │ │ │ │ │ ldrdeq r3, [r7, #-205] @ 0xffffff33 │ │ │ │ │ @@ -3184111,27 +3183883,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r8, ror r3 │ │ │ │ │ cmpeq r7, sp, lsl r5 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq fp, pc, r8, lsr #26 │ │ │ │ │ + adcseq fp, pc, r0, asr sp @ │ │ │ │ │ cmpeq r7, r5, lsr #8 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r8, lsl #10 │ │ │ │ │ cmpeq r7, sp, lsr #6 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r8, lsl #20 │ │ │ │ │ + sbceq r2, r0, r0, lsr sl │ │ │ │ │ cmpeq r7, r5, lsr r2 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r8, asr #17 │ │ │ │ │ cmpeq r7, sp, lsr r1 │ │ │ │ │ @@ -3184147,15 +3183919,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq r9, [pc], r0 │ │ │ │ │ cmpeq r7, sp, asr #30 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r0, asr #8 │ │ │ │ │ + umlalseq ip, pc, r0, r4 @ │ │ │ │ │ cmpeq r7, r5, asr lr │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r8, pc, r0, asr #3 │ │ │ │ │ cmpeq r7, sp, asr sp │ │ │ │ │ @@ -3184171,15 +3183943,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, asr #28 │ │ │ │ │ smlalbbeq r2, r7, sp, fp │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, lsl lr @ │ │ │ │ │ + adcseq lr, pc, r8, ror #28 │ │ │ │ │ strheq r2, [r7, #-165] @ 0xffffff5b │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq lr, pc, r0, lsr #12 │ │ │ │ │ ldrdeq r2, [r7, #-157] @ 0xffffff63 │ │ │ │ │ @@ -3184207,27 +3183979,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r1, [r0], #160 @ 0xa0 │ │ │ │ │ ldrdeq r2, [r7, #-109] @ 0xffffff93 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r8, [pc], r8 │ │ │ │ │ + adcseq r8, pc, r0, lsl #16 │ │ │ │ │ cmpeq r7, sp, lsr #12 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r0, lsr #27 │ │ │ │ │ hvceq 29277 @ 0x725d │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, asr #17 │ │ │ │ │ + adcseq r9, pc, r8, lsl r9 @ │ │ │ │ │ smlalbteq r2, r7, r9, r4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrdeq r2, [r0], #240 @ 0xf0 │ │ │ │ │ cmpeq r7, r9, lsl r4 │ │ │ │ │ @@ -3184237,15 +3184009,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, lsr #21 │ │ │ │ │ cmpeq r7, r5, ror #6 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrhteq sp, [pc], r0 │ │ │ │ │ + adcseq sp, pc, r0, lsl #6 │ │ │ │ │ smlaltbeq r2, r7, r5, r2 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r0, ror r1 │ │ │ │ │ strdeq r2, [r7, #-17] @ 0xffffffef │ │ │ │ │ @@ -3184279,63 +3184051,63 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, lsr #27 │ │ │ │ │ hvceq 29161 @ 0x71e9 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq lr, pc, r8, lsl #20 │ │ │ │ │ + adcseq lr, pc, r8, asr sl @ │ │ │ │ │ smlalbteq r1, r7, r5, sp │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r0, r0, lsl #1 │ │ │ │ │ + ldrdeq r2, [r0], #0 │ │ │ │ │ cmpeq r7, r5, lsl sp │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, lsr #17 │ │ │ │ │ cmpeq r7, r1, ror #24 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r2, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r2, r0, r8, lsl r4 │ │ │ │ │ strheq r1, [r7, #-177] @ 0xffffff4f │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, lsl r9 @ │ │ │ │ │ + adcseq r9, pc, r8, ror #18 │ │ │ │ │ smlaltteq r1, r7, r9, sl │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, ip, r0, lsl r7 │ │ │ │ │ cmpeq r7, r5, lsr #20 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r0, lsl #1 │ │ │ │ │ + adcseq r8, pc, r8, lsr #1 │ │ │ │ │ cmpeq r7, r1, ror #18 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sl, pc, r0, lsr #22 │ │ │ │ │ smlaltbeq r1, r7, r1, r8 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r0, ror #14 │ │ │ │ │ + ldrhteq sl, [sp], r0 │ │ │ │ │ strheq r1, [r7, #-125] @ 0xffffff83 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r0, lsl #6 │ │ │ │ │ ldrdeq r1, [r7, #-105] @ 0xffffff97 │ │ │ │ │ @@ -3184351,33 +3184123,33 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, lsl r9 @ │ │ │ │ │ cmpeq r7, r1, asr #10 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r2, r0, r0, lr │ │ │ │ │ + sbceq r2, r0, r0, ror #29 │ │ │ │ │ cmpeq r7, r9, asr r4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ + adcseq ip, pc, r0, lsr #7 │ │ │ │ │ hvceq 28989 @ 0x713d │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r0, lsr #17 │ │ │ │ │ + adcseq pc, pc, r8, asr #17 │ │ │ │ │ strheq r1, [r7, #-37] @ 0xffffffdb │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r8, pc, r8, asr #17 │ │ │ │ │ + ldrshteq r8, [pc], r0 │ │ │ │ │ smlalbteq r1, r7, sp, r1 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r3, r0, r8, ror #3 │ │ │ │ │ strdeq r1, [r7, #-9] │ │ │ │ │ @@ -3184405,15 +3184177,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r1, r0, r0, ror fp │ │ │ │ │ cmpeq r7, r5, asr sp │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrshteq sl, [ip], r0 │ │ │ │ │ + adcseq sl, ip, r8, ror #8 │ │ │ │ │ hvceq 28873 @ 0x70c9 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r0, asr r3 @ │ │ │ │ │ smlaltbeq r0, r7, r9, fp │ │ │ │ │ @@ -3184429,21 +3184201,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r0, lsl #6 │ │ │ │ │ cmpeq r7, sp, lsl sl │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq sl, sp, r0, r4 │ │ │ │ │ + adcseq sl, sp, r0, ror #9 │ │ │ │ │ cmpeq r7, r9, lsr r9 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r0, lsr #17 │ │ │ │ │ + adcseq r9, pc, r0, asr #18 │ │ │ │ │ cmpeq r7, r1, ror #16 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq sl, [pc], r8 │ │ │ │ │ hvceq 28793 @ 0x7079 │ │ │ │ │ @@ -3184453,15 +3184225,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrhteq r8, [pc], r0 │ │ │ │ │ @ instruction: 0x0147069d │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq pc, pc, r8 │ │ │ │ │ + adcseq pc, pc, r0, lsr r0 @ │ │ │ │ │ strheq r0, [r7, #-89] @ 0xffffffa7 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq ip, pc, r0, lsl r2 @ │ │ │ │ │ smlaltteq r0, r7, r1, r4 │ │ │ │ │ @@ -3184537,21 +3184309,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r0, ror #4 │ │ │ │ │ smlaltteq pc, r6, r9, ip @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, lsl #30 │ │ │ │ │ + adcseq sl, sp, r0, lsr pc │ │ │ │ │ strdeq pc, [r6, #-173] @ 0xffffff53 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq r9, fp, r0, r9 │ │ │ │ │ + ldrhteq r9, [fp], r8 │ │ │ │ │ cmpeq r6, sp, lsl r9 @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strdeq r3, [r0], #88 @ 0x58 │ │ │ │ │ smlalbteq pc, r6, r9, r7 @ │ │ │ │ │ @@ -3184573,15 +3184345,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq sp, pc, r0, lsl #26 │ │ │ │ │ @ instruction: 0x0147ad95 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, sl, r8, lsr #6 │ │ │ │ │ + adcseq r9, sl, r0, asr r3 │ │ │ │ │ smlalbteq r4, r7, r5, pc @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq sl, [ip], r0 │ │ │ │ │ ldrdeq sl, [r7, #-121] @ 0xffffff87 │ │ │ │ │ @@ -3184591,45 +3184363,45 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq r9, [pc], r0 │ │ │ │ │ cmpeq r6, r9, lsr #14 @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq r9, sl, r0, lr │ │ │ │ │ + adcseq r9, sl, r8, lsl #30 │ │ │ │ │ cmpeq r6, r5, ror #12 @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - umlalseq r9, pc, r0, lr @ │ │ │ │ │ + adcseq r9, pc, r8, lsl #30 │ │ │ │ │ @ instruction: 0x0146f599 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq ip, pc, r8, lsr ip @ │ │ │ │ │ + adcseq ip, pc, r0, ror #24 │ │ │ │ │ cmpeq r6, r5, lsl #10 @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r2, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, asr r5 │ │ │ │ │ + adcseq sl, ip, r0, lsl #11 │ │ │ │ │ hvceq 28489 @ 0x6f49 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r0, r0, lsr #7 │ │ │ │ │ smlaltteq pc, r6, r5, r3 @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, sp, r8, lsr r7 │ │ │ │ │ + ldrsbteq sl, [sp], r8 │ │ │ │ │ cmpeq r6, r9, lsr r3 @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq pc, pc, r8, lsr #1 │ │ │ │ │ smlaltbeq pc, r6, r5, r2 @ │ │ │ │ │ @@ -3184657,27 +3184429,27 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r8, ror #28 │ │ │ │ │ + smulleq sp, r0, r0, lr │ │ │ │ │ smlaltteq r1, r8, r5, sl │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r8, asr #22 │ │ │ │ │ cmpeq r8, r9, lsl sl │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r8, lsl #25 │ │ │ │ │ + strheq sp, [r0], #192 @ 0xc0 │ │ │ │ │ cmpeq r7, r1, lsl sp │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r4, r1, r0, lsl #16 │ │ │ │ │ cmpeq r7, r9, lsl #20 │ │ │ │ │ @@ -3184687,27 +3184459,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq sp, r2, r0, lsl r2 │ │ │ │ │ strdeq ip, [r7, #-141] @ 0xffffff73 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strdeq r6, [r2], #8 │ │ │ │ │ + sbceq r6, r2, r0, lsr #2 │ │ │ │ │ smlaltteq ip, r7, r1, r7 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r8, lsr r2 │ │ │ │ │ ldrdeq ip, [r7, #-85] @ 0xffffffab │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r0, [r1], #32 │ │ │ │ │ + ldrdeq r0, [r1], #40 @ 0x28 │ │ │ │ │ cmpeq r7, sp, asr #4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq fp, pc, r8, lsr #6 │ │ │ │ │ ldrdeq ip, [r7, #-1] │ │ │ │ │ @@ -3184717,15 +3184489,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r2, r2, r0, lsr pc │ │ │ │ │ cmpeq r7, r5 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r0, asr #23 │ │ │ │ │ + sbceq r5, r2, r8, ror #23 │ │ │ │ │ cmpeq r7, r1, lsr #30 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r0, lsr #7 │ │ │ │ │ strheq fp, [r7, #-213] @ 0xffffff2b │ │ │ │ │ @@ -3184771,15 +3184543,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r0, lsl #1 │ │ │ │ │ cmpeq r7, r9, ror #6 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r1, r0, r8, lsr #16 │ │ │ │ │ + sbceq r1, r0, r0, lsr #17 │ │ │ │ │ hvceq 33801 @ 0x8409 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r0, r8, lsl #20 │ │ │ │ │ strheq fp, [r6, #-209] @ 0xffffff2f │ │ │ │ │ @@ -3184806,87 +3184578,87 @@ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, r0, lr, lsl #23 │ │ │ │ │ mrseq r2, (UNDEF: 65) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qdaddeq r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq fp, pc, r8, ror #28 │ │ │ │ │ - svccc 0x00d5bb1c │ │ │ │ │ + vstmiacc fp, {d18-d31} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, ror r4 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #18 │ │ │ │ │ + ldccc 2, cr5, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smlalbbeq lr, r0, r0, sl │ │ │ │ │ ldrheq r8, [r0, #-113] @ 0xffffff8f │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq fp, pc, r8, lsl #26 │ │ │ │ │ - svccc 0x00d5bb34 │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, ror r4 @ │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq fp, pc, r8, lsr #26 │ │ │ │ │ - svccc 0x00d5bb40 │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq lr, [r0, #-160] @ 0xffffff60 │ │ │ │ │ ldrheq r5, [r0, #-61] @ 0xffffffc3 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq fp, pc, r8, lsl #24 │ │ │ │ │ - svccc 0x00d5bb4c │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #18 │ │ │ │ │ + ldccc 2, cr5, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbceq r7, sl, r8, lsl r3 │ │ │ │ │ - svccc 0x00d5bb5c │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsl #9 │ │ │ │ │ andeq r6, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -3184894,87 +3184666,87 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4376 @ 0x1118 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #18 │ │ │ │ │ + ldccc 2, cr5, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #18 │ │ │ │ │ + ldccc 2, cr5, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrheq r7, [r1, #-32] @ 0xffffffe0 │ │ │ │ │ ldrheq sp, [r0, #-193] @ 0xffffff3f │ │ │ │ │ tsteq r4, r8, ror #30 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #8 │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq fp, pc, r0, lsl #28 │ │ │ │ │ - svccc 0x00d5bba8 │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq fp, pc, r0, lsl pc @ │ │ │ │ │ - svccc 0x00d5bbac │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ cmpeq r1, r0, asr #8 │ │ │ │ │ cmpeq r0, r1, lsl lr │ │ │ │ │ tsteq r4, r8, ror #30 @ │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrsbeq ip, [sl], #184 @ 0xb8 │ │ │ │ │ - svccc 0x00d5bbbc │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ sbcseq fp, pc, r8, lsr #24 │ │ │ │ │ - svccc 0x00d5bbc4 │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaleq pc, r2, r0, r4 @ │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smulleq r7, sl, r0, r2 │ │ │ │ │ - svccc 0x00d5bbcc │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq r6, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ strheq r7, [sl], #32 │ │ │ │ │ - svccc 0x00d5bbd4 │ │ │ │ │ + vstmiacc fp, {d18-} │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr5, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r6, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlalbteq r3, fp, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr5, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r6, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaltteq r3, fp, r8, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r4, r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaleq pc, r2, r8, r4 @ │ │ │ │ │ andeq r6, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ @@ -3184982,4503 +3184754,4503 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, ip, r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsr #9 │ │ │ │ │ andeq r6, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaltteq r3, fp, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr5, [lr, #784]! @ 0x310 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr5, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr5, [lr, #848]! @ 0x350 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr5, [lr, #880]! @ 0x370 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4408 @ 0x1138 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #19 │ │ │ │ │ + ldccc 2, cr5, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #19 │ │ │ │ │ + ldccc 2, cr5, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr5, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strhteq pc, [r2], #64 @ 0x40 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr5, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #19 │ │ │ │ │ + ldccc 3, cr5, [lr, #16]! │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strhteq pc, [r2], #72 @ 0x48 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #19 │ │ │ │ │ + ldccc 3, cr5, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr5, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr5, [lr, #112]! @ 0x70 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl sl │ │ │ │ │ + ldccc 3, cr5, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl sl │ │ │ │ │ + ldccc 3, cr5, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #9 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr sl │ │ │ │ │ + ldccc 3, cr5, [lr, #336]! @ 0x150 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrdeq pc, [r2], #64 @ 0x40 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr sl │ │ │ │ │ + ldccc 3, cr5, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr sl │ │ │ │ │ + ldccc 3, cr5, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr sl │ │ │ │ │ + ldccc 3, cr5, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #528]! @ 0x210 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrdeq pc, [r2], #72 @ 0x48 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #20 │ │ │ │ │ + ldccc 3, cr5, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi lr, r8, r4, ror sl │ │ │ │ │ + ldccc 3, cr5, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, ror sl │ │ │ │ │ + ldccc 3, cr5, [lr, #608]! @ 0x260 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr5, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr5, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r0, sl │ │ │ │ │ + ldccc 3, cr5, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r8, sl │ │ │ │ │ + ldccc 3, cr5, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr5, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr5, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr5, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr5, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, asr #21 │ │ │ │ │ + ldccc 3, cr5, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, asr #21 │ │ │ │ │ + ldccc 3, cr5, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [r2], #64 @ 0x40 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr5, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4456 @ 0x1168 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr5, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, ror #21 │ │ │ │ │ + ldccc 4, cr5, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, ror #21 │ │ │ │ │ + ldccc 4, cr5, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr5, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr5, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #128]! @ 0x80 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #9 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [r2], #72 @ 0x48 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsl fp │ │ │ │ │ + ldccc 4, cr5, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsl fp │ │ │ │ │ + ldccc 4, cr5, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsr fp │ │ │ │ │ + ldccc 4, cr5, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsr fp │ │ │ │ │ + ldccc 4, cr5, [lr, #352]! @ 0x160 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #9 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, asr #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, asr #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, asr fp │ │ │ │ │ + ldccc 4, cr5, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, asr fp │ │ │ │ │ + ldccc 4, cr5, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, ror #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #512]! @ 0x200 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #64 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, ror #22 │ │ │ │ │ + ldccc 4, cr5, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, ror fp │ │ │ │ │ + ldccc 4, cr5, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, ror fp │ │ │ │ │ + ldccc 4, cr5, [lr, #608]! @ 0x260 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsr #10 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #72 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr5, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4488 @ 0x1188 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr5, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r0, fp │ │ │ │ │ + ldccc 4, cr5, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #9 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r8, fp │ │ │ │ │ + ldccc 4, cr5, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr5, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr5, [lr, #800]! @ 0x320 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr5, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr5, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r0, asr #23 │ │ │ │ │ + ldccc 4, cr5, [lr, #896]! @ 0x380 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsr r5 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #64 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi lr, r8, r8, asr #23 │ │ │ │ │ + ldccc 4, cr5, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #23 │ │ │ │ │ + ldccc 4, cr5, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4504 @ 0x1198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr5, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr5, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #23 │ │ │ │ │ + ldccc 5, cr5, [lr, #16]! │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #72 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #23 │ │ │ │ │ + ldccc 5, cr5, [lr, #48]! @ 0x30 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr5, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr5, [lr, #112]! @ 0x70 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl ip │ │ │ │ │ + ldccc 5, cr5, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl ip │ │ │ │ │ + ldccc 5, cr5, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4520 @ 0x11a8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #272]! @ 0x110 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, asr r5 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr ip │ │ │ │ │ + ldccc 5, cr5, [lr, #336]! @ 0x150 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr ip │ │ │ │ │ + ldccc 5, cr5, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, ror #10 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #64 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr ip │ │ │ │ │ + ldccc 5, cr5, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr ip │ │ │ │ │ + ldccc 5, cr5, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #528]! @ 0x210 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #72 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #24 │ │ │ │ │ + ldccc 5, cr5, [lr, #560]! @ 0x230 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4536 @ 0x11b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror ip │ │ │ │ │ + ldccc 5, cr5, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror ip │ │ │ │ │ + ldccc 5, cr5, [lr, #624]! @ 0x270 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr5, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr5, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r4, ip │ │ │ │ │ + ldccc 5, cr5, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, ip, ip │ │ │ │ │ + ldccc 5, cr5, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr5, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr5, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr5, [lr, #848]! @ 0x350 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr5, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #25 │ │ │ │ │ + ldccc 5, cr5, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #25 │ │ │ │ │ + ldccc 5, cr5, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr5, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #10 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr5, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r1, r1, r8, ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #25 │ │ │ │ │ + ldccc 6, cr5, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #25 │ │ │ │ │ + ldccc 6, cr5, [lr, #48]! @ 0x30 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr5, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr5, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl sp │ │ │ │ │ + ldccc 6, cr5, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaleq pc, r2, r0, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl sp │ │ │ │ │ + ldccc 6, cr5, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #272]! @ 0x110 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4568 @ 0x11d8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr sp │ │ │ │ │ + ldccc 6, cr5, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr sp │ │ │ │ │ + ldccc 6, cr5, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #10 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaleq pc, r2, r8, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr sp │ │ │ │ │ + ldccc 6, cr5, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr sp │ │ │ │ │ + ldccc 6, cr5, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #528]! @ 0x210 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #26 │ │ │ │ │ + ldccc 6, cr5, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror sp │ │ │ │ │ + ldccc 6, cr5, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror sp │ │ │ │ │ + ldccc 6, cr5, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr5, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr5, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4584 @ 0x11e8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r4, sp │ │ │ │ │ + ldccc 6, cr5, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, ip, sp │ │ │ │ │ + ldccc 6, cr5, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr5, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr5, [lr, #816]! @ 0x330 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r5 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr5, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr5, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #27 │ │ │ │ │ + ldccc 6, cr5, [lr, #912]! @ 0x390 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #27 │ │ │ │ │ + ldccc 6, cr5, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr5, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr5, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #27 │ │ │ │ │ + ldccc 7, cr5, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4600 @ 0x11f8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #27 │ │ │ │ │ + ldccc 7, cr5, [lr, #48]! @ 0x30 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strhteq pc, [r2], #80 @ 0x50 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r1, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr5, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01411f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr5, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r1, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #144]! @ 0x90 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #10 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strhteq pc, [r2], #88 @ 0x58 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r1, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl lr │ │ │ │ │ + ldccc 7, cr5, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl lr │ │ │ │ │ + ldccc 7, cr5, [lr, #240]! @ 0xf0 │ │ │ │ │ ... │ │ │ │ │ eoreq r8, r5, lr, lsl #23 │ │ │ │ │ mrseq r3, (UNDEF: 65) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr lr │ │ │ │ │ + ldccc 7, cr5, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr lr │ │ │ │ │ + ldccc 7, cr5, [lr, #368]! @ 0x170 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, asr #11 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4616 @ 0x1208 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpbeq r2, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr lr │ │ │ │ │ + ldccc 7, cr5, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr lr │ │ │ │ │ + ldccc 7, cr5, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #28 │ │ │ │ │ + ldccc 7, cr5, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror lr │ │ │ │ │ + ldccc 7, cr5, [lr, #592]! @ 0x250 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r5 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror lr │ │ │ │ │ + ldccc 7, cr5, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr5, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr5, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r4, lr │ │ │ │ │ + ldccc 7, cr5, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrdeq pc, [r2], #80 @ 0x50 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, ip, lr │ │ │ │ │ + ldccc 7, cr5, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr5, [lr, #784]! @ 0x310 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr5, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr5, [lr, #848]! @ 0x350 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrdeq pc, [r2], #88 @ 0x58 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr5, [lr, #880]! @ 0x370 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r2, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #29 │ │ │ │ │ + ldccc 7, cr5, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #29 │ │ │ │ │ + ldccc 7, cr5, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr5, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, ror #11 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr5, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #29 │ │ │ │ │ + ldccc 8, cr5, [lr, #16]! │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #29 │ │ │ │ │ + ldccc 8, cr5, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4648 @ 0x1228 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr5, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr5, [lr, #112]! @ 0x70 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [r2], #80 @ 0x50 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl pc │ │ │ │ │ + ldccc 8, cr5, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [r2], #88 @ 0x58 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl pc │ │ │ │ │ + ldccc 8, cr5, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr pc │ │ │ │ │ + ldccc 8, cr5, [lr, #336]! @ 0x150 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr pc │ │ │ │ │ + ldccc 8, cr5, [lr, #368]! @ 0x170 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4664 @ 0x1238 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr pc │ │ │ │ │ + ldccc 8, cr5, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr pc │ │ │ │ │ + ldccc 8, cr5, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #30 │ │ │ │ │ + ldccc 8, cr5, [lr, #560]! @ 0x230 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror pc │ │ │ │ │ + ldccc 8, cr5, [lr, #592]! @ 0x250 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror pc │ │ │ │ │ + ldccc 8, cr5, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr5, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr5, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, r4, pc @ │ │ │ │ │ + ldccc 8, cr5, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r8, ip, pc @ │ │ │ │ │ + ldccc 8, cr5, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr5, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4680 @ 0x1248 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr5, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr5, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r8], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr5, [lr, #880]! @ 0x370 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #11 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, asr #31 │ │ │ │ │ + ldccc 8, cr5, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, asr #31 │ │ │ │ │ + ldccc 8, cr5, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr5, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsr #12 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r8], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr5, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe5904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r8, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe590c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #80 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbe5914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r8], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbe591c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4696 @ 0x1258 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4 │ │ │ │ │ + @ instruction: 0x3dbe5924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip │ │ │ │ │ + @ instruction: 0x3dbe592c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl r0 @ │ │ │ │ │ + @ instruction: 0x3dbe5934 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #88 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl r0 @ │ │ │ │ │ + @ instruction: 0x3dbe593c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r0, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r2, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe5944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe594c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr r0 @ │ │ │ │ │ + @ instruction: 0x3dbe5954 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ rsceq pc, r2, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr r0 @ │ │ │ │ │ + @ instruction: 0x3dbe595c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe5964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe596c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr r0 @ │ │ │ │ │ + @ instruction: 0x3dbe5974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4712 @ 0x1268 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr r0 @ │ │ │ │ │ + @ instruction: 0x3dbe597c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbe5984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbe598c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror r0 @ │ │ │ │ │ + @ instruction: 0x3dbe5994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror r0 @ │ │ │ │ │ + @ instruction: 0x3dbe599c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe59a4 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r2, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe59ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r4, r0 @ │ │ │ │ │ + @ instruction: 0x3dbe59b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, ip, r0 @ │ │ │ │ │ + @ instruction: 0x3dbe59bc │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe59c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe59cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #4 @ │ │ │ │ │ + @ instruction: 0x3dbe59d4 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #3 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4728 @ 0x1278 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #12 @ │ │ │ │ │ + @ instruction: 0x3dbe59dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe59e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe59ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #4 │ │ │ │ │ + @ instruction: 0x3dbe59f4 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #12 │ │ │ │ │ + @ instruction: 0x3dbe59fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe5a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe5a0c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #16 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #4 │ │ │ │ │ + @ instruction: 0x3dbe5a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #12 │ │ │ │ │ + @ instruction: 0x3dbe5a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe5a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe5a2c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #80 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #24 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4744 @ 0x1288 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe5a44 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe5a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a54 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #88 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r2, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe5a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe5a6c │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi pc, r8, r4, asr r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe5a80 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4760 @ 0x1298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe5a88 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe5aa0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe5aa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5ab0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #11 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r1 @ │ │ │ │ │ + @ instruction: 0x3dbe5ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe5ac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe5ac8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #16 @ │ │ │ │ │ + @ instruction: 0x3dbe5ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #24 @ │ │ │ │ │ + @ instruction: 0x3dbe5ad8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #80 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4776 @ 0x12a8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe5ae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe5ae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #16 │ │ │ │ │ + @ instruction: 0x3dbe5af0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #88 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #24 │ │ │ │ │ + @ instruction: 0x3dbe5af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe5b00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r2, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe5b08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #16 │ │ │ │ │ + @ instruction: 0x3dbe5b10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #24 │ │ │ │ │ + @ instruction: 0x3dbe5b18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe5b20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe5b28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b38 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4792 @ 0x12b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe5b40 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe5b48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe5b60 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe5b68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b70 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe5b80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe5b88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5b98 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r2 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4808 @ 0x12c8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe5ba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe5ba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5bb0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r2 @ │ │ │ │ │ + @ instruction: 0x3dbe5bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe5bc0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe5bc8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #32 @ │ │ │ │ │ + @ instruction: 0x3dbe5bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #40 @ 0x28 @ │ │ │ │ │ + @ instruction: 0x3dbe5bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe5be0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe5be8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #32 │ │ │ │ │ + @ instruction: 0x3dbe5bf0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4824 @ 0x12d8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbe5bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #5 │ │ │ │ │ + ldccc 12, cr5, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #5 │ │ │ │ │ + ldccc 12, cr5, [lr, #32]! │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r6 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #32 │ │ │ │ │ + ldccc 12, cr5, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr5, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r2, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r2 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #352]! @ 0x160 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r2, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #512]! @ 0x200 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #5 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #6 │ │ │ │ │ + ldccc 12, cr5, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #576]! @ 0x240 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr5, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r2, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr5, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r2 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01412f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r2, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r3 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr5, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr5, [lr, #800]! @ 0x320 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r2, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #48 @ 0x30 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #56 @ 0x38 @ │ │ │ │ │ + ldccc 12, cr5, [lr, #864]! @ 0x360 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, r9, lr, lsl #23 │ │ │ │ │ mrseq r4, (UNDEF: 65) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #7 │ │ │ │ │ + ldccc 12, cr5, [lr, #896]! @ 0x380 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #7 │ │ │ │ │ + ldccc 12, cr5, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr5, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4872 @ 0x1308 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr5, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #5 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #7 │ │ │ │ │ + ldccc 13, cr5, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpbeq r3, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #7 │ │ │ │ │ + ldccc 13, cr5, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr5, [lr, #64]! @ 0x40 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #12 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr5, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #32 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #320]! @ 0x140 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #40 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #352]! @ 0x160 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #8 │ │ │ │ │ + ldccc 13, cr5, [lr, #544]! @ 0x220 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr5, [lr, #640]! @ 0x280 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r6 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr5, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r4 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr5, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr5, [lr, #800]! @ 0x320 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #64 @ 0x40 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #72 @ 0x48 @ │ │ │ │ │ + ldccc 13, cr5, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #9 │ │ │ │ │ + ldccc 13, cr5, [lr, #896]! @ 0x380 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #32 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #9 │ │ │ │ │ + ldccc 13, cr5, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr5, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #40 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr5, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #96 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #9 │ │ │ │ │ + ldccc 14, cr5, [lr] │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #9 │ │ │ │ │ + ldccc 14, cr5, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr5, [lr, #64]! @ 0x40 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #104 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr5, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #128]! @ 0x80 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4936 @ 0x1348 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #32 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #320]! @ 0x140 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #40 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #6 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #96 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #10 │ │ │ │ │ + ldccc 14, cr5, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #576]! @ 0x240 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #104 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4952 @ 0x1358 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr5, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr5, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl r3 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r5 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr5, [lr, #768]! @ 0x300 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr5, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #80 @ 0x50 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #832]! @ 0x340 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #88 @ 0x58 @ │ │ │ │ │ + ldccc 14, cr5, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #11 │ │ │ │ │ + ldccc 14, cr5, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #11 │ │ │ │ │ + ldccc 14, cr5, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #96 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr5, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr5, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #11 │ │ │ │ │ + ldccc 15, cr5, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #11 │ │ │ │ │ + ldccc 15, cr5, [lr, #32]! │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr5, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr5, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #104 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 4984 @ 0x1378 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #352]! @ 0x160 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #14 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #12 │ │ │ │ │ + ldccc 15, cr5, [lr, #544]! @ 0x220 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr5, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr5, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r6 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr5, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr5, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #96 @ 0x60 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #832]! @ 0x340 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #14 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #104 @ 0x68 @ │ │ │ │ │ + ldccc 15, cr5, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #13 │ │ │ │ │ + ldccc 15, cr5, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #13 │ │ │ │ │ + ldccc 15, cr5, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #6 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr5, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr5, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5016 @ 0x1398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #13 │ │ │ │ │ + ldccc 0, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #13 │ │ │ │ │ + ldccc 0, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r7 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5032 @ 0x13a8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #14 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #14 │ │ │ │ │ + ldccc 0, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r7 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5048 @ 0x13b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #112 @ 0x70 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #120 @ 0x78 @ │ │ │ │ │ + ldccc 0, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #15 │ │ │ │ │ + ldccc 0, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #15 │ │ │ │ │ + ldccc 0, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #14 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #15 │ │ │ │ │ + ldccc 1, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #15 │ │ │ │ │ + ldccc 1, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5064 @ 0x13c8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #7 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #48 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r7 @ │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #56 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #16 │ │ │ │ │ + ldccc 1, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #7 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #48 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r8 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5096 @ 0x13e8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01413e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #128 @ 0x80 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #136 @ 0x88 @ │ │ │ │ │ + ldccc 1, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r3, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #17 │ │ │ │ │ + ldccc 1, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #56 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #17 │ │ │ │ │ + ldccc 1, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #17 │ │ │ │ │ + ldccc 2, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #17 │ │ │ │ │ + ldccc 2, cr6, [lr, #32]! │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5112 @ 0x13f8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r3, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r3, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #48 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r3, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #15 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #56 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ ... │ │ │ │ │ andseq r0, r5, lr, lsl #23 │ │ │ │ │ mrseq r5, (UNDEF: 65) │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qdaddeq r4, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5128 @ 0x1408 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpbeq r4, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #18 │ │ │ │ │ + ldccc 2, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, r9 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr6, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr6, [lr, #816]! @ 0x330 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #148 @ 0x94 @ │ │ │ │ │ + ldccc 2, cr6, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #156 @ 0x9c @ │ │ │ │ │ + ldccc 2, cr6, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #19 │ │ │ │ │ + ldccc 2, cr6, [lr, #912]! @ 0x390 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #19 │ │ │ │ │ + ldccc 2, cr6, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr6, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr6, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror #19 │ │ │ │ │ + ldccc 3, cr6, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror #19 │ │ │ │ │ + ldccc 3, cr6, [lr, #48]! @ 0x30 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr6, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr6, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #272]! @ 0x110 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5160 @ 0x1428 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #112 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror #20 │ │ │ │ │ + ldccc 3, cr6, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #592]! @ 0x250 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #120 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr6, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr6, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5176 @ 0x1438 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r4, sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, ip, sl @ │ │ │ │ │ + ldccc 3, cr6, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr6, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr6, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #164 @ 0xa4 @ │ │ │ │ │ + ldccc 3, cr6, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #172 @ 0xac @ │ │ │ │ │ + ldccc 3, cr6, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #21 │ │ │ │ │ + ldccc 3, cr6, [lr, #912]! @ 0x390 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #21 │ │ │ │ │ + ldccc 3, cr6, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr6, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr6, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #112 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror #21 │ │ │ │ │ + ldccc 4, cr6, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror #21 │ │ │ │ │ + ldccc 4, cr6, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr6, [lr, #80]! @ 0x50 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #120 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5192 @ 0x1448 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr6, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #304]! @ 0x130 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror #22 │ │ │ │ │ + ldccc 4, cr6, [lr, #560]! @ 0x230 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #112 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr6, [lr, #656]! @ 0x290 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #120 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr6, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r4, fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, ip, fp @ │ │ │ │ │ + ldccc 4, cr6, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr6, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr6, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #180 @ 0xb4 @ │ │ │ │ │ + ldccc 4, cr6, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #188 @ 0xbc @ │ │ │ │ │ + ldccc 4, cr6, [lr, #880]! @ 0x370 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #23 │ │ │ │ │ + ldccc 4, cr6, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #23 │ │ │ │ │ + ldccc 4, cr6, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr6, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr6, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, ror #23 │ │ │ │ │ + ldccc 5, cr6, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, ror #23 │ │ │ │ │ + ldccc 5, cr6, [lr, #48]! @ 0x30 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr6, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr6, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsl ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsl ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #272]! @ 0x110 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, lsr ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5240 @ 0x1478 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, lsr ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r4, asr ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, ip, asr ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi pc, r8, r4, ror #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #24 │ │ │ │ │ + ldccc 5, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, ip @ │ │ │ │ │ + ldccc 5, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #192 @ 0xc0 @ │ │ │ │ │ + ldccc 5, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #200 @ 0xc8 @ │ │ │ │ │ + ldccc 5, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #25 │ │ │ │ │ + ldccc 5, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #25 │ │ │ │ │ + ldccc 5, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #25 │ │ │ │ │ + ldccc 6, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #25 │ │ │ │ │ + ldccc 6, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #26 │ │ │ │ │ + ldccc 6, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, sp @ │ │ │ │ │ + ldccc 6, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #208 @ 0xd0 @ │ │ │ │ │ + ldccc 6, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #216 @ 0xd8 @ │ │ │ │ │ + ldccc 6, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #27 │ │ │ │ │ + ldccc 6, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #27 │ │ │ │ │ + ldccc 6, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #27 │ │ │ │ │ + ldccc 7, cr6, [lr] │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #27 │ │ │ │ │ + ldccc 7, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5320 @ 0x14c8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #28 │ │ │ │ │ + ldccc 7, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, lr @ │ │ │ │ │ + ldccc 7, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #224 @ 0xe0 @ │ │ │ │ │ + ldccc 7, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #232 @ 0xe8 @ │ │ │ │ │ + ldccc 7, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5336 @ 0x14d8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #29 │ │ │ │ │ + ldccc 7, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #29 │ │ │ │ │ + ldccc 7, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #29 │ │ │ │ │ + ldccc 8, cr6, [lr] │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #29 │ │ │ │ │ + ldccc 8, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #128 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrheq ip, [pc], #136 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #30 │ │ │ │ │ + ldccc 8, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r4, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r0, pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01414f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r8, r8, pc @ │ │ │ │ │ + ldccc 8, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r4, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r4, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #128 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #240 @ 0xf0 @ │ │ │ │ │ + ldccc 8, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r4, r1, r8, pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r8], #248 @ 0xf8 @ │ │ │ │ │ + ldccc 8, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, asr #31 │ │ │ │ │ + ldccc 8, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, sl, lr, lsl #23 │ │ │ │ │ cmpeq r1, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsbeq ip, [pc], #136 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, asr #31 │ │ │ │ │ + ldccc 8, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r8], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qdaddeq r5, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe6900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5384 @ 0x1508 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r8, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe6908 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r5, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbe6910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ swpbeq r5, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r8], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbe6918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbe6920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbe6928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe6930 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe6938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe6940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe6948 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #128 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe6950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe6958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe6960 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrsheq ip, [pc], #136 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe6968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5400 @ 0x1518 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe6970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe6978 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbe6980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbe6988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe6990 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe6998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe69a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe69a8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbe69b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbe69b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe69c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe69c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5416 @ 0x1528 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbe69d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r5, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbe69d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe69e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe69e8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r5, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbe69f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbe69f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe6a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe6a08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbe6a10 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbe6a18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe6a20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe6a28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe6a30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5432 @ 0x1538 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe6a38 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r5, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe6a40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe6a48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe6a50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe6a58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe6a60 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe6a68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe6a70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe6a78 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe6a80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe6a88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe6a90 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe6a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5448 @ 0x1548 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe6aa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe6aa8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbe6ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbe6ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe6ac0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe6ac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbe6ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbe6ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe6ae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe6ae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbe6af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbe6af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe6b00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe6b08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5464 @ 0x1558 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbe6b10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbe6b18 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe6b20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe6b28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe6b30 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe6b38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe6b40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe6b48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe6b50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe6b58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe6b60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe6b68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe6b70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe6b78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5480 @ 0x1568 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe6b80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r5, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe6b88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe6b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe6b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe6ba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe6ba8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, ror r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbe6bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbe6bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe6bc0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe6bc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbe6bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbe6bd8 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe6be0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5496 @ 0x1578 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe6be8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbe6bf0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbe6bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #5 │ │ │ │ │ + ldccc 12, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r5, r1, r8, r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #5 │ │ │ │ │ + ldccc 12, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #32 │ │ │ │ │ + ldccc 12, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r0, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5512 @ 0x1588 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smullseq ip, pc, r8, r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ sbcseq ip, pc, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #6 │ │ │ │ │ + ldccc 12, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbbeq r5, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ smlaltbeq r3, r0, r8, r5 │ │ │ │ │ sbcseq fp, lr, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq r9, [r3], r0 │ │ │ │ │ teqeq pc, r1, ror lr @ │ │ │ │ │ @@ -3189506,35 +3189278,35 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, asr r5 │ │ │ │ │ teqeq pc, r5, ror #11 │ │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlalbteq pc, lr, r0, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r5, r1, r8, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5544 @ 0x15a8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r3 │ │ │ │ │ + ldccc 12, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r0, lsl #21 │ │ │ │ │ hvceq 8069 @ 0x1f85 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r9, [r1], #88 @ 0x58 │ │ │ │ │ ldrdeq pc, [r1, #-29] @ 0xffffffe3 │ │ │ │ │ @@ -3189566,35 +3189338,35 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, asr #2 │ │ │ │ │ smlalbbeq pc, r1, sp, lr @ │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ cmpeq lr, r8, lsl #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r5, r1, r8, sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #7 │ │ │ │ │ + ldccc 12, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r0, lsr #7 │ │ │ │ │ cmpeq r2, r9, ror #12 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r8, asr pc │ │ │ │ │ smlalbbeq r5, r2, sp, r1 │ │ │ │ │ @@ -3189612,15 +3189384,15 @@ │ │ │ │ │ cmpeq r2, sp, lsr #30 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r8, [r1], #88 @ 0x58 │ │ │ │ │ cmpeq r2, sp, lsl ip │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r0, asr r8 │ │ │ │ │ + sbceq r7, r1, r8, lsr #16 │ │ │ │ │ smlalbbeq r3, r2, r5, r6 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8, asr sl │ │ │ │ │ ldrdeq r4, [r2, #-229] @ 0xffffff1b │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3189632,49 +3189404,49 @@ │ │ │ │ │ smlalbteq r4, r2, sp, r8 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r9, r1, r8, r6 │ │ │ │ │ cmpeq r2, r9, asr #10 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r0, asr r8 │ │ │ │ │ + sbceq r1, r3, r0, lsl #16 │ │ │ │ │ cmpeq r2, r9, asr ip │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r1, [r3], #160 @ 0xa0 │ │ │ │ │ hvceq 8673 @ 0x21e1 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r2, r4, r8, asr sl │ │ │ │ │ ldrdeq r1, [r2, #-205] @ 0xffffff33 │ │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #7 │ │ │ │ │ + ldccc 12, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ cmpeq lr, r0, lsr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltteq r5, r1, r8, fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #7 │ │ │ │ │ + ldccc 13, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ hvceq 5592 @ 0x15d8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #7 │ │ │ │ │ + ldccc 13, cr6, [lr, #32]! │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, ror #4 │ │ │ │ │ smlalbbeq r7, r2, r1, r5 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r4, [r3], #0 │ │ │ │ │ ldrdeq r7, [r2, #-57] @ 0xffffffc7 │ │ │ │ │ @@ -3189696,27 +3189468,27 @@ │ │ │ │ │ cmpeq r2, r5, lsl r1 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r4, r3, r8, ror r3 │ │ │ │ │ strdeq r6, [r2, #-249] @ 0xffffff07 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r8, lsl #10 │ │ │ │ │ + sbceq r2, r3, r0, lsr r5 │ │ │ │ │ ldrdeq r6, [r2, #-237] @ 0xffffff13 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq pc, r2, r0, ror #29 │ │ │ │ │ smlalbteq r6, r2, r1, sp │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, lsl #25 │ │ │ │ │ smlalbbeq r6, r2, r5, ip │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r8, ror #23 │ │ │ │ │ + sbceq r0, r3, r0, asr #23 │ │ │ │ │ cmpeq r2, r9, ror #22 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, lsr #1 │ │ │ │ │ ldrdeq r7, [r2, #-221] @ 0xffffff23 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3189752,41 +3189524,41 @@ │ │ │ │ │ cmpeq r2, sp, lsr r8 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r0, r3, r8, asr #17 │ │ │ │ │ hvceq 10529 @ 0x2921 │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r6, r1, r0, asr #13 │ │ │ │ │ + smulleq r6, r1, r8, r6 │ │ │ │ │ ldrdeq r8, [r2, #-13] │ │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01415d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaltbeq pc, lr, r0, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlaltbeq r5, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smlalbteq r5, r1, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r8, lsr r2 │ │ │ │ │ cmpeq r2, sp, asr #16 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r0, lsl #6 │ │ │ │ │ cmpeq r3, r9, ror #26 │ │ │ │ │ @@ -3189808,31 +3189580,31 @@ │ │ │ │ │ smlaltbeq r8, r3, sp, r6 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r8, asr sl │ │ │ │ │ smlaltteq fp, r2, r9, lr │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r0, lsr sl │ │ │ │ │ + adcseq r1, r4, r8, lsl #20 │ │ │ │ │ cmpeq r2, r9, lsl lr │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrhteq r1, [r4], r8 │ │ │ │ │ cmpeq r2, r9, asr #26 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrsbteq r1, [r4], r0 │ │ │ │ │ + adcseq r1, r4, r8, lsr #1 │ │ │ │ │ hvceq 13541 @ 0x34e5 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - umlalseq r8, r3, r0, lr │ │ │ │ │ + adcseq r8, r3, r8, ror #28 │ │ │ │ │ smlaltteq r3, r3, r9, lr @ │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r8, asr pc │ │ │ │ │ + sbceq r1, r3, r0, lsr pc │ │ │ │ │ smlalbteq fp, r2, r5, fp │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, asr sp │ │ │ │ │ cmpeq r2, r9, lsl #14 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3189846,15 +3189618,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, ror r6 │ │ │ │ │ smlalbteq r1, r3, r5, r1 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r8, lsr #6 │ │ │ │ │ @ instruction: 0x0142c999 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, lsr #27 │ │ │ │ │ smlaltbeq fp, r2, r9, sl │ │ │ │ │ @@ -3189864,19 +3189636,19 @@ │ │ │ │ │ smlalbbeq ip, r2, sp, r4 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r0, ror #19 │ │ │ │ │ ldrdeq r0, [r3, #-49] @ 0xffffffcf │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r4, r3, r0, lsr #2 │ │ │ │ │ + sbceq r4, r3, r8, asr #2 │ │ │ │ │ cmpeq r2, r9, lsr #20 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r0, lsr r5 │ │ │ │ │ + sbceq r8, r1, r8, lsl #10 │ │ │ │ │ smlalbbeq ip, r2, sp, r3 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, lsr #6 │ │ │ │ │ smlaltbeq pc, r2, r1, r5 @ │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3189900,15 +3189672,15 @@ │ │ │ │ │ smlalbteq fp, r2, r1, r5 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, ror #4 │ │ │ │ │ cmpeq r2, r9, lsl r1 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r9, r1, r8, lsl r9 │ │ │ │ │ + sbceq r9, r1, r0, asr #18 │ │ │ │ │ cmpeq r2, r9, ror #10 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r4, r3, r8, ror r8 │ │ │ │ │ cmpeq r2, r5, lsl r4 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3193507,15 +3193279,15 @@ │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ ldrheq r4, [r4], #72 @ 0x48 │ │ │ │ │ sbcseq r4, r4, r0, ror #9 │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ sbceq r3, r2, r8, asr pc │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ adcseq pc, pc, r0, lsl #21 │ │ │ │ │ - strdeq ip, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq ip, r2, r0, lsr #12 │ │ │ │ │ sbceq r9, r0, r0, lsr #12 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ smlatbeq ip, r0, ip, sl │ │ │ │ │ strheq r0, [r3], #232 @ 0xe8 │ │ │ │ │ tsteq ip, r8, lsr lr │ │ │ │ │ ldrhteq r9, [r9], r0 │ │ │ │ │ adcseq r4, pc, r0, asr #18 │ │ │ │ │ @@ -3193530,15 +3193302,15 @@ │ │ │ │ │ ldrdeq r3, [r3], r0 │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ strdeq r5, [r0, #-128] @ 0xffffff80 │ │ │ │ │ smlatbeq ip, r0, r3, fp │ │ │ │ │ adcseq r2, r4, r0, lsl #21 │ │ │ │ │ sbceq r6, r3, r8, asr #17 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ - sbceq sp, r2, r0, asr sp │ │ │ │ │ + sbceq sp, r2, r0, lsl #26 │ │ │ │ │ rscseq r7, r9, r8, lsr r7 │ │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ │ sbceq r9, r3, r0, lsr #2 │ │ │ │ │ @ instruction: 0x010cba98 │ │ │ │ │ sbceq r9, r2, r0, ror #19 │ │ │ │ │ tsteq ip, r0, asr #24 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ @@ -3193565,15 +3193337,15 @@ │ │ │ │ │ smlabbeq ip, r8, sp, sp │ │ │ │ │ ldrdeq sp, [ip, -r8] │ │ │ │ │ tsteq ip, r8, lsr #28 │ │ │ │ │ umlalseq r1, r4, r0, r4 │ │ │ │ │ ldrdeq fp, [sp, -r0] │ │ │ │ │ mrseq lr, (UNDEF: 28) │ │ │ │ │ smulleq r3, r0, r8, fp │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ smlatteq sp, r8, sp, fp │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ │ ldrsbeq sl, [r4], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ @@ -3193582,33 +3193354,33 @@ │ │ │ │ │ smlalseq r8, r9, r8, r1 │ │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ tsteq sp, r0, ror #28 │ │ │ │ │ sbceq r5, r0, r0, ror #19 │ │ │ │ │ rscseq r8, sl, r8, lsr #19 │ │ │ │ │ smlabbeq ip, r0, r9, lr │ │ │ │ │ - adcseq sl, ip, r8, ror #3 │ │ │ │ │ + adcseq sl, ip, r0, asr #3 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ ldrhteq sl, [sp], r8 │ │ │ │ │ ldrheq r8, [r4], #152 @ 0x98 │ │ │ │ │ sbceq r3, r2, r0, asr #18 │ │ │ │ │ addeq r3, r0, r8, lsl r9 │ │ │ │ │ sbceq r2, r0, r8, lsr r7 │ │ │ │ │ sbceq r9, r3, r8, ror #18 │ │ │ │ │ @ instruction: 0x010cf4b0 │ │ │ │ │ sbceq lr, r2, r8, lsr #31 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ sbceq r3, r2, r0, ror #29 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ sbceq r7, r2, r8, asr #12 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ - sbceq r4, r0, r8, ror #28 │ │ │ │ │ + sbceq r4, r0, r0, asr #28 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ rscseq r8, sl, r8, asr #19 │ │ │ │ │ tsteq ip, r8, lsl fp @ │ │ │ │ │ sbceq r2, r3, r8, asr #2 │ │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ cmpeq r1, r5, lsr #2 │ │ │ │ │ @@ -3198109,26 +3197881,26 @@ │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ sbceq fp, r2, r0, lsl #6 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ sbceq r1, r3, r0, asr #23 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ │ sbceq r7, r3, r8, ror r3 │ │ │ │ │ - strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r0, r2, r0, ror #14 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ adcseq r2, r4, r0, lsl ip │ │ │ │ │ tsteq r3, r8 │ │ │ │ │ smlabteq lr, r0, r6, r1 │ │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ │ strdeq r0, [r2], #8 │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ sbceq r7, r3, r0, lsl #21 │ │ │ │ │ adcseq sl, ip, r0, ror #29 │ │ │ │ │ addeq r7, r1, r8, ror r3 │ │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ │ sbceq fp, r2, r8, lsr #31 │ │ │ │ │ @@ -3198171,35 +3197943,35 @@ │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ @ instruction: 0x011e1990 │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ tsteq lr, r0, ror sl │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ sbceq fp, r1, r8, asr pc │ │ │ │ │ sbceq r2, r2, r0, lsr #7 │ │ │ │ │ sbceq r0, r3, r0, lsr #7 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ @ instruction: 0x010e4c98 │ │ │ │ │ - adcseq sl, ip, r8, ror #3 │ │ │ │ │ + adcseq sl, ip, r0, asr #3 │ │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ │ @ instruction: 0x010e4db0 │ │ │ │ │ tsteq r1, r8, asr #1 │ │ │ │ │ tsteq lr, r8, lsr lr │ │ │ │ │ smlatteq lr, r0, lr, r4 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ qaddeq r5, r0, lr │ │ │ │ │ smulleq r6, r3, r8, r6 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ - strdeq r9, [r1], #8 │ │ │ │ │ + sbceq r9, r1, r8, lsr #1 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ @ instruction: 0x01135198 │ │ │ │ │ sbceq fp, r1, r8, ror #13 │ │ │ │ │ ldrdeq sp, [r2], #120 @ 0x78 │ │ │ │ │ adcseq r1, r4, r0, asr #13 │ │ │ │ │ smlatbeq lr, r0, r6, r5 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ @@ -3202099,21 +3201871,21 @@ │ │ │ │ │ sbceq r7, r2, r8, asr #12 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ strdeq r4, [r2], #168 @ 0xa8 │ │ │ │ │ sbceq r1, r2, r8, ror #18 │ │ │ │ │ smulleq r0, r2, r8, r6 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ rscseq r9, r9, r0, lsl #26 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ - sbceq sp, r2, r0, lsr #12 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq sp, r2, r8, asr #12 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ adcseq ip, pc, r8, lsl #20 │ │ │ │ │ sbceq r8, r3, r8, lsr r2 │ │ │ │ │ sbceq r6, r2, r8, asr pc │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ strdeq r9, [r2], #168 @ 0xa8 │ │ │ │ │ ldrdeq r1, [r2], #40 @ 0x28 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ │ sbceq fp, r2, r0, lsl #6 │ │ │ │ │ @@ -3218695,21 +3218467,21 @@ │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbceq r6, r3, r8, ror #18 │ │ │ │ │ smulleq r6, r3, r0, r9 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq r6, r3, r0, lsr #17 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ @ instruction: 0x0110b4b0 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ smulleq r0, r0, r8, fp @ │ │ │ │ │ adcseq r9, fp, r0, lsr sl │ │ │ │ │ tsteq r0, r0, lsr r9 │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ │ @@ -3218734,29 +3218506,29 @@ │ │ │ │ │ sbceq r2, r2, r0, ror fp │ │ │ │ │ adcseq lr, r3, r0, ror #4 │ │ │ │ │ sbceq r1, r3, r8, lsl #5 │ │ │ │ │ sbceq pc, r2, r0, ror #14 │ │ │ │ │ sbceq r9, r3, r0, lsl #1 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ - ldrsbteq r1, [r4], r0 │ │ │ │ │ + adcseq r1, r4, r8, lsr #1 │ │ │ │ │ smlalbbeq sl, r0, r0, pc @ │ │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ │ tsteq r0, r0, ror r1 │ │ │ │ │ tsteq r0, r8, asr #3 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ @ instruction: 0x0110c2b8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ tsteq r0, r8, lsl #7 │ │ │ │ │ strdeq r1, [r2], #208 @ 0xd0 │ │ │ │ │ adcseq r9, pc, r0, lsl #11 │ │ │ │ │ - umlalseq r8, r3, r0, lr │ │ │ │ │ + adcseq r8, r3, r8, ror #28 │ │ │ │ │ adcseq ip, pc, r8, lsl #25 │ │ │ │ │ sbcseq sl, r4, r0, lsr #7 │ │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ │ sbceq sl, r0, r0, lsr r0 │ │ │ │ │ tsteq r0, r0, lsr #11 │ │ │ │ │ sbceq r5, r0, r0, ror #4 │ │ │ │ │ strdeq r5, [r1, #-216] @ 0xffffff28 │ │ │ │ │ @@ -3218851,15 +3218623,15 @@ │ │ │ │ │ sbceq r7, r3, r0, ror fp │ │ │ │ │ sbceq r7, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x011433b0 │ │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ tsteq r4, r0, ror #7 │ │ │ │ │ @ instruction: 0x011433f8 │ │ │ │ │ tsteq r4, r0, lsl r4 │ │ │ │ │ - adcseq r1, r4, r0, lsr sl │ │ │ │ │ + adcseq r1, r4, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011434b8 │ │ │ │ │ adcseq r0, r4, r8, asr sl │ │ │ │ │ sbceq r1, r2, r8, asr #17 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ cmpeq r0, r0, asr #28 │ │ │ │ │ ldrhteq r1, [r4], r8 │ │ │ │ │ tsteq r4, r8, lsr #8 │ │ │ │ │ @@ -3218872,30 +3218644,30 @@ │ │ │ │ │ tsteq r4, r0, lsr r5 │ │ │ │ │ tsteq r4, r8, asr #10 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ tsteq r4, r0, ror #10 │ │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ │ smlaltteq sl, r0, r0, lr │ │ │ │ │ tsteq r4, r8, ror r5 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ sbceq r0, r3, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr #11 │ │ │ │ │ @ instruction: 0x011435d8 │ │ │ │ │ tsteq r0, r0, lsr r6 @ │ │ │ │ │ @ instruction: 0x011435f0 │ │ │ │ │ @ instruction: 0x0110f7b8 │ │ │ │ │ @ instruction: 0x0110f7f0 │ │ │ │ │ tsteq r0, r8, lsr #16 @ │ │ │ │ │ tsteq r0, r0, ror r8 @ │ │ │ │ │ tsteq r0, r0, asr #22 @ │ │ │ │ │ @ instruction: 0x0110fd98 │ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ - adcseq r1, r4, r8, lsr #31 │ │ │ │ │ + adcseq r1, r4, r0, lsl #31 │ │ │ │ │ ldrdeq fp, [r0, #-0] │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ tsteq r0, r0, ror #29 @ │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ tsteq r0, r8, asr #30 @ │ │ │ │ │ tsteq r0, r8, lsl #31 @ │ │ │ │ │ @ instruction: 0x0110fff8 │ │ │ │ │ @@ -3218954,15 +3218726,15 @@ │ │ │ │ │ tsteq r1, r8, ror #18 │ │ │ │ │ @ instruction: 0x011139b8 │ │ │ │ │ @ instruction: 0x011139f0 │ │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ │ tsteq r4, r0, lsl #13 │ │ │ │ │ tsteq r1, r0, lsl #31 │ │ │ │ │ sbceq r8, r2, r8, lsr #16 │ │ │ │ │ - sbceq r4, r3, r0, lsr #2 │ │ │ │ │ + sbceq r4, r3, r8, asr #2 │ │ │ │ │ tsteq r1, r0, asr #32 │ │ │ │ │ tsteq r1, r8, ror r0 │ │ │ │ │ ldrheq r5, [r1, -r0] │ │ │ │ │ tsteq r1, r8, ror #1 │ │ │ │ │ tsteq r1, r0, asr #2 │ │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ │ @ instruction: 0x011151d0 │ │ │ │ │ @@ -3219113,15 +3218885,15 @@ │ │ │ │ │ tsteq r1, r8, lsr #18 │ │ │ │ │ @ instruction: 0x01143890 │ │ │ │ │ @ instruction: 0x011438f0 │ │ │ │ │ adcseq r9, r3, r0, lsr #27 │ │ │ │ │ tsteq r1, r0, lsl #22 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq r0, r8, asr #31 │ │ │ │ │ - ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ + sbceq r6, r0, r8, lsl #25 │ │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ @ instruction: 0x0111acd8 │ │ │ │ │ tsteq r1, r8, lsl sp │ │ │ │ │ ldrdeq lr, [r2], #80 @ 0x50 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ cmpeq r2, sp, lsl #2 │ │ │ │ │ @@ -3249315,49 +3249087,49 @@ │ │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ │ ldrdeq r5, [r1], #120 @ 0x78 │ │ │ │ │ ldrdeq r7, [r0], r0 │ │ │ │ │ @ instruction: 0x00807cb0 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ sbceq r7, r2, r8 │ │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, asr #2 │ │ │ │ │ + sbceq r3, r2, r0, lsr #2 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq r3, r0, r8, ror #23 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ sbceq r6, r2, r0, lsr r0 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq pc, r2, r0, lsr r5 @ │ │ │ │ │ sbceq pc, r2, r0, asr #13 │ │ │ │ │ sbceq lr, r2, r0, asr #28 │ │ │ │ │ sbceq pc, r2, r0, ror #14 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ sbceq r3, r3, r8, lsl #5 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ sbcseq sl, r4, r8, ror sp │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ - sbceq r0, r2, r0, lsr #27 │ │ │ │ │ + sbceq r0, r2, r0, asr sp │ │ │ │ │ sbceq r6, r3, r8, ror #23 │ │ │ │ │ sbceq r0, r1, r8, ror sp │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ adcseq r0, r4, r8, ror #18 │ │ │ │ │ @ instruction: 0x01127890 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ sbceq pc, r2, r0, lsr #27 │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r5, r0, lsr #15 │ │ │ │ │ @ instruction: 0x011567b8 │ │ │ │ │ - sbceq ip, r2, r8, ror #18 │ │ │ │ │ + sbceq ip, r2, r0, asr #18 │ │ │ │ │ sbceq r9, r2, r0, lsr #22 │ │ │ │ │ sbceq r4, r3, r0, lsl r7 │ │ │ │ │ sbceq r2, r2, r0, ror fp │ │ │ │ │ sbceq r1, r3, r8, lsl #5 │ │ │ │ │ sbceq pc, r1, r8, lsr #16 │ │ │ │ │ sbceq r0, r3, r8, asr #12 │ │ │ │ │ sbceq r1, r3, r8, asr r5 │ │ │ │ │ @@ -3249377,15 +3249149,15 @@ │ │ │ │ │ @ instruction: 0x011567d0 │ │ │ │ │ tsteq r5, r8, ror #15 │ │ │ │ │ tsteq r5, r0, lsl #16 │ │ │ │ │ sbceq sp, r2, r8, lsr r2 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ strdeq r7, [r3], #168 @ 0xa8 │ │ │ │ │ sbceq r9, r3, r0, lsl #1 │ │ │ │ │ - adcseq r1, r4, r0, lsr sl │ │ │ │ │ + adcseq r1, r4, r8, lsl #20 │ │ │ │ │ adcseq r0, r4, r8, asr sl │ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ │ ldrhteq r1, [r4], r8 │ │ │ │ │ @ instruction: 0x011294b0 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq r2, r8, lsl r6 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ @@ -3249487,15 +3249259,15 @@ │ │ │ │ │ adcseq lr, r3, r0, ror #4 │ │ │ │ │ sbceq r5, r1, r8, lsl #10 │ │ │ │ │ tsteq r5, r0, asr r9 │ │ │ │ │ @ instruction: 0x01156b90 │ │ │ │ │ tsteq r5, r0, asr #23 │ │ │ │ │ @ instruction: 0x01156bf0 │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ - ldrsbteq r1, [r4], r0 │ │ │ │ │ + adcseq r1, r4, r8, lsr #1 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ adcseq pc, r3, r0, ror r1 @ │ │ │ │ │ tsteq r5, r0, lsl #19 │ │ │ │ │ @ instruction: 0x01156998 │ │ │ │ │ adcseq r0, r4, r8, lsr r7 │ │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ │ @ instruction: 0x0112d290 │ │ │ │ │ @@ -3249807,15 +3249579,15 @@ │ │ │ │ │ sbceq sl, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01138290 │ │ │ │ │ sbceq r3, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x0113aab0 │ │ │ │ │ sbceq sl, r3, r0, lsr #12 │ │ │ │ │ sbceq r4, r3, r8, lsr #11 │ │ │ │ │ sbceq r8, r2, r8, asr #27 │ │ │ │ │ - adcseq r1, r4, r8, lsr #31 │ │ │ │ │ + adcseq r1, r4, r0, lsl #31 │ │ │ │ │ strdeq ip, [r0, #-168] @ 0xffffff58 │ │ │ │ │ adcseq r9, fp, r0, lsr #27 │ │ │ │ │ smulleq r7, r1, r8, fp │ │ │ │ │ @ instruction: 0x0113d098 │ │ │ │ │ strheq r9, [r3], #232 @ 0xe8 │ │ │ │ │ ldrdeq ip, [r1], #0 │ │ │ │ │ strheq r0, [r3], #72 @ 0x48 │ │ │ │ │ @@ -3249887,15 +3249659,15 @@ │ │ │ │ │ tsteq r3, r8, asr pc │ │ │ │ │ tsteq r3, r0, lsr #31 │ │ │ │ │ tsteq r3, r8, lsr #32 @ │ │ │ │ │ ldrheq pc, [r3, -r8] @ │ │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ │ sbceq r5, r0, r0, ror #4 │ │ │ │ │ tsteq r3, r8, lsr r2 @ │ │ │ │ │ - sbceq r2, r3, r8, asr #17 │ │ │ │ │ + strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ sbceq r2, r3, r0, lsr pc │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ adcseq lr, r3, r8, lsr r7 │ │ │ │ │ sbceq ip, r2, r0, lsr #27 │ │ │ │ │ tsteq r3, r8, lsl #24 @ │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ ldrshteq r8, [r9], #8 │ │ │ │ │ @@ -3250019,15 +3249791,15 @@ │ │ │ │ │ tsteq r4, r0, ror r5 │ │ │ │ │ @ instruction: 0x011495b0 │ │ │ │ │ strdeq r1, [r2], #208 @ 0xd0 │ │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ │ smlalbbeq sp, r0, r8, r7 │ │ │ │ │ - sbceq r8, r1, r8, lsr r2 │ │ │ │ │ + sbceq r8, r1, r0, lsl r2 │ │ │ │ │ sbceq r9, r1, r8, lsr #6 │ │ │ │ │ tsteq r6, r0, asr r6 │ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ tsteq r4, r8, lsr #15 │ │ │ │ │ tsteq r4, r0, ror #15 │ │ │ │ │ tsteq r4, r8, lsl r8 │ │ │ │ │ tsteq r4, r0, asr r8 │ │ │ │ │ @@ -3260426,15 +3260198,15 @@ │ │ │ │ │ tsteq r8, r0, lsr #1 │ │ │ │ │ strdeq r2, [r2], #88 @ 0x58 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ sbcseq sl, r4, r8 │ │ │ │ │ - sbceq r8, r2, r8, lsr r2 │ │ │ │ │ + sbceq r8, r2, r0, ror #4 │ │ │ │ │ sbcseq sl, r4, r0, lsr r0 │ │ │ │ │ sbceq r7, r2, r8, ror sp │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ addeq r3, r0, r0, lsl r7 │ │ │ │ │ sbceq r4, r0, r0, asr #3 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ @@ -3260457,15 +3260229,15 @@ │ │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ │ tsteq r9, r0, asr sp │ │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ │ tsteq r9, r0, asr #27 │ │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ │ tsteq r9, r0, lsr pc │ │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ │ - adcseq sl, ip, r0, asr #3 │ │ │ │ │ + adcseq sl, ip, r8, ror #3 │ │ │ │ │ tsteq r9, r8, lsl r0 │ │ │ │ │ tsteq r6, r8, ror #20 │ │ │ │ │ sbceq r8, r0, r0, lsl r2 │ │ │ │ │ tsteq r9, r8, lsl #5 │ │ │ │ │ adcseq r9, pc, r8, asr #27 │ │ │ │ │ sbcseq pc, r3, r8, ror #8 │ │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ │ @@ -3260485,15 +3260257,15 @@ │ │ │ │ │ tsteq r6, r8, lsr #21 │ │ │ │ │ sbceq r8, r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011934f8 │ │ │ │ │ sbceq ip, r2, r0, asr #3 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ tsteq r9, r0, lsl #23 │ │ │ │ │ sbceq r2, r0, r0, lsr #12 │ │ │ │ │ - adcseq r9, sl, r0, asr r3 │ │ │ │ │ + adcseq r9, sl, r8, lsr #6 │ │ │ │ │ strheq r1, [r2], #32 │ │ │ │ │ tsteq r6, r8, asr #21 │ │ │ │ │ ldrdeq r4, [r0], #200 @ 0xc8 │ │ │ │ │ tsteq r9, r0, lsr #31 │ │ │ │ │ adcseq r9, fp, r8, asr #2 │ │ │ │ │ adcseq r2, r4, r8, ror #13 │ │ │ │ │ adcseq r9, pc, r0, lsl #16 │ │ │ │ │ @@ -3260508,17 +3260280,17 @@ │ │ │ │ │ addeq ip, r0, r8, lsr #26 │ │ │ │ │ ldrdeq ip, [r0], r8 │ │ │ │ │ addeq r2, r1, r8, lsr #6 │ │ │ │ │ addeq r1, r1, r0, ror #24 │ │ │ │ │ addeq r2, r1, r0, lsl #6 │ │ │ │ │ @ instruction: 0x00811cb0 │ │ │ │ │ cmpeq r1, r0, asr r3 │ │ │ │ │ - adcseq lr, pc, r8, ror sp @ │ │ │ │ │ + adcseq lr, pc, r0, asr sp @ │ │ │ │ │ @ instruction: 0x0115cdf0 │ │ │ │ │ - sbceq r3, r2, r0, asr #3 │ │ │ │ │ + smulleq r3, r2, r8, r1 │ │ │ │ │ strdeq lr, [r0], #8 │ │ │ │ │ sbceq pc, r0, r0, ror #29 │ │ │ │ │ adcseq r4, pc, r8, lsl #20 │ │ │ │ │ sbceq r0, r1, r0, lsr #12 │ │ │ │ │ cmpeq r0, r0, lsl ip │ │ │ │ │ sbceq r1, r3, r0, ror #9 │ │ │ │ │ @ instruction: 0x011976d8 │ │ │ │ │ @@ -3260558,15 +3260330,15 @@ │ │ │ │ │ adcseq r1, r4, r8, asr #17 │ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ │ @ instruction: 0x011994d0 │ │ │ │ │ msreq SP_hyp, r0 │ │ │ │ │ tsteq r9, r0, lsr #11 │ │ │ │ │ tsteq r9, r8, ror #11 │ │ │ │ │ sbceq lr, r1, r0, lsl #31 │ │ │ │ │ - strdeq r8, [r2], #88 @ 0x58 │ │ │ │ │ + sbceq r8, r2, r0, lsr #12 │ │ │ │ │ sbceq r1, r1, r8, ror #8 │ │ │ │ │ sbceq r3, r2, r0, asr #8 │ │ │ │ │ smulleq lr, r0, r8, fp │ │ │ │ │ sbceq r4, r1, r8, ror #28 │ │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ │ sbceq sp, r0, r8, lsl #20 │ │ │ │ │ @@ -3260583,15 +3260355,15 @@ │ │ │ │ │ cmpeq r1, r8, lsl #15 │ │ │ │ │ ldrhteq r5, [fp], #152 @ 0x98 │ │ │ │ │ @ instruction: 0x0119a2d8 │ │ │ │ │ sbceq r3, r1, r8, asr #22 │ │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ │ tsteq r9, r0, lsl #7 │ │ │ │ │ sbceq r4, r2, r0, lsr #17 │ │ │ │ │ - sbceq lr, r1, r0, asr #23 │ │ │ │ │ + smulleq lr, r1, r8, fp │ │ │ │ │ sbceq r0, r3, r8, lsr #11 │ │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ │ strheq r3, [r1], #152 @ 0x98 │ │ │ │ │ @ instruction: 0x0119a590 │ │ │ │ │ ldrheq r7, [r1, #-112] @ 0xffffff90 │ │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ │ ldrsbeq r7, [r1, #-120] @ 0xffffff88 │ │ │ │ │ @@ -3261897,15 +3261669,15 @@ │ │ │ │ │ @ instruction: 0xf1a3681b │ │ │ │ │ ldmib r3, {r3, r9}^ │ │ │ │ │ subvs r1, fp, r0, lsl #6 │ │ │ │ │ svclt 0x0000e598 │ │ │ │ │ subpl pc, r8, r4, asr #4 │ │ │ │ │ subne pc, r6, r0, asr #5 │ │ │ │ │ stmialt r6!, {ip, sp, lr, pc}^ │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ ldrdeq r9, [r3], #160 @ 0xa0 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ tsteq lr, r8, lsl #3 │ │ │ │ │ tsteq lr, r0, lsr #3 │ │ │ │ │ @@ -3262462,484 +3262234,77 @@ │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - ... │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ - eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ - svcvs 0x00727065 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ - ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x37342e35 │ │ │ │ │ - @ instruction: 0x732f302e │ │ │ │ │ - ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ - strbtvs r7, [r1], -pc, lsr #22 │ │ │ │ │ - strbvs r6, [lr, #-2406]! @ 0xfffff69a │ │ │ │ │ - strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ - cmnvs r2, r5, ror #4 │ │ │ │ │ - strbvs r6, [ip, -ip, lsr #2]! │ │ │ │ │ - cmnvs r2, r5, ror #4 │ │ │ │ │ - cmnvs r8, pc, lsr #6 │ │ │ │ │ - strbtvc r7, [r5], #-882 @ 0xfffffc8e │ │ │ │ │ - stclvs 12, cr2, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ - rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - svcvs 0x00732f61 │ │ │ │ │ - rsbvc r7, r5, #108, 12 @ 0x6c00000 │ │ │ │ │ - cmnvs sp, ip, lsr #2 │ │ │ │ │ - stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - rsbvc r6, r5, #44, 4 @ 0xc0000002 │ │ │ │ │ - ldrbvs r7, [r4, #-878]! @ 0xfffffc92 │ │ │ │ │ - @ instruction: 0x632c6e69 │ │ │ │ │ - strbvc r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ - ldclcs 5, cr7, [r3], #-432 @ 0xfffffe50 │ │ │ │ │ - stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c616c │ │ │ │ │ - ldclvs 2, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ - stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - rsbvs r6, pc, #44, 6 @ 0xb0000000 │ │ │ │ │ - svccs 0x00616c79 │ │ │ │ │ - rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ 1465314 <__bss_end__@@Base+0xd67c64> │ │ │ │ │ - ldclcs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ - cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - strvs r7, [pc, #-1893]! @ 1464c6b <__bss_end__@@Base+0xd675bb> │ │ │ │ │ - @ instruction: 0x632c3178 │ │ │ │ │ - strbvs r6, [lr, #-3183]! @ 0xfffff391 │ │ │ │ │ - stmdavc r5!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - svcvs 0x00632c32 │ │ │ │ │ - strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ - cmncc r8, #197132288 @ 0xbc00000 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ 146533c <__bss_end__@@Base+0xd67c8c> │ │ │ │ │ - svccs 0x0077656e │ │ │ │ │ - ldccs 8, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - stcvs 7, cr7, [pc], #-404 @ 1465268 <__bss_end__@@Base+0xd67bb8> │ │ │ │ │ - ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ - strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - svcvs 0x00632c73 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00632c62 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvc r2, [r5, #-3938] @ 0xfffff09e │ │ │ │ │ - @ instruction: 0x2c78696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - rsbvs r7, pc, #1879048196 @ 0x70000004 │ │ │ │ │ - ldclcs 5, cr6, [r2], #-440 @ 0xfffffe48 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 5, cr6, [r9], #-360 @ 0xfffffe98 │ │ │ │ │ - ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - @ instruction: 0x632c7265 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x612f6269 │ │ │ │ │ - strtvs r7, [sp], #-1132 @ 0xfffffb94 │ │ │ │ │ - ldclvs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x632c7961 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x612f6269 │ │ │ │ │ - ldmdbvs r3!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c706d │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - eorvs r6, pc, #-1879048186 @ 0x90000006 │ │ │ │ │ - rsbsvc r6, r3, r9, ror #28 │ │ │ │ │ - @ instruction: 0x2c74696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 15, cr6, [pc], #-392 @ 1465310 <__bss_end__@@Base+0xd67c60> │ │ │ │ │ - rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - stclvs 3, cr6, [pc, #-188]! @ 14653ec <__bss_end__@@Base+0xd67d3c> │ │ │ │ │ - svcvs 0x00632c61 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs r4!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - cmnvc r5, r6, ror #12 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvs r6, [r6], -r4, ror #18 │ │ │ │ │ - cmnvs r5, r5, ror #2 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrbvs r2, [r4, #-3955]! @ 0xfffff08d │ │ │ │ │ - ldclcs 4, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ - ldclcs 5, cr6, [r3], #-472 @ 0xfffffe28 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - rsbsvc r6, r5, #2080374785 @ 0x7c000001 │ │ │ │ │ - svccs 0x00736576 │ │ │ │ │ - strbvc r6, [r7, #-2406]! @ 0xfffff69a │ │ │ │ │ - ldclcs 5, cr6, [r3], #-456 @ 0xfffffe38 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - @ instruction: 0x632c7461 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strtvs r6, [pc], -r9, ror #4 │ │ │ │ │ - mrcvs 5, 3, r6, cr3, cr2, {3} │ │ │ │ │ - @ instruction: 0x632c6c65 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - @ instruction: 0x632c6e61 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - stcvs 14, cr6, [pc, #-388]! @ 14653d0 <__bss_end__@@Base+0xd67d20> │ │ │ │ │ - @ instruction: 0x632c6e61 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ - rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - strtvc r6, [pc], #-3681 @ 1465568 <__bss_end__@@Base+0xd67eb8> │ │ │ │ │ - ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - @ instruction: 0x632c6667 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - stmdbvs pc!, {r0, r3, r5, r6, r9, sp, lr} @ │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c6e6f │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - stcvs 2, cr6, [pc], #-420 @ 14653f0 <__bss_end__@@Base+0xd67d40> │ │ │ │ │ - cdpvs 6, 6, cr7, cr9, cr5, {3} │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - rsbsvc r6, r5, #12032 @ 0x2f00 │ │ │ │ │ - strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ - stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcvs 0x002d616d │ │ │ │ │ - svcvs 0x00736564 │ │ │ │ │ - stclcs 6, cr7, [r5], #-432 @ 0xfffffe50 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs sp, sp, ror #2 │ │ │ │ │ - mcrrmi 8, 7, r6, sp, cr4 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cmnvs r3, #3008 @ 0xbc0 │ │ │ │ │ - @ instruction: 0x2c6d696c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ - ldmdbvs r4!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - @ instruction: 0x632c6576 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - svcvs 0x002f6269 │ │ │ │ │ - ldclcs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ - cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ - stclcs 5, cr6, [sp], #-464 @ 0xfffffe30 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ - svcvs 0x00632c64 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - blvs 30f13d0 <_edata@@Base+0xe9e3d0> │ │ │ │ │ - ldccs 4, cr3, [r5], #-408 @ 0xfffffe68 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - cmnvs r2, r3, ror r1 │ │ │ │ │ - svcvs 0x00632c67 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldclvs 15, cr2, [r3, #-392]! @ 0xfffffe78 │ │ │ │ │ - stclcs 4, cr7, [r8], #-388 @ 0xfffffe7c │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - svcvs 0x00632c65 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvc r3!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ - strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ - cmnvs r9, #1660944384 @ 0x63000000 │ │ │ │ │ - strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ - cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x006f7467 │ │ │ │ │ - @ instruction: 0x632c736c │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ 146543f <__bss_end__@@Base+0xd67d8f> │ │ │ │ │ - svcvs 0x0063696e │ │ │ │ │ - cmnvs r4, r4, ror #10 │ │ │ │ │ - @ instruction: 0x632c6174 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ 1465453 <__bss_end__@@Base+0xd67da3> │ │ │ │ │ - @ instruction: 0x2c74696e │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ - strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ - ldrtvs r7, [r3], #-623 @ 0xfffffd91 │ │ │ │ │ - cmnvc r5, #44, 8 @ 0x2c000000 │ │ │ │ │ - rsbvc r7, r9, r3, ror #4 │ │ │ │ │ - ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ - strbtvs r6, [r9], -ip, lsr #8 │ │ │ │ │ - svcvs 0x00665f66 │ │ │ │ │ - strtvs r6, [ip], #-3442 @ 0xfffff28e │ │ │ │ │ - svcpl 0x00666669 │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ - strtvs r7, [ip], #-884 @ 0xfffffc8c │ │ │ │ │ - strbvs r6, [r6, #-1641]! @ 0xfffff997 │ │ │ │ │ - strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - cmnvc r9, #44, 8 @ 0x2c000000 │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - cmnvs r2, ip, lsr #8 │ │ │ │ │ - stmdbvc r4!, {r0, r1, r2, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - stmdbvs sp!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strvs r7, [ip, #-867]! @ 0xfffffc9d │ │ │ │ │ - stmdbvs lr!, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x662c7374 │ │ │ │ │ - cmnvs r0, r6, ror #8 │ │ │ │ │ - @ instruction: 0x2c356b63 │ │ │ │ │ - rsbsvc r6, r4, r6, ror #12 │ │ │ │ │ - strbcc r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ - cmnvc r9, #12032 @ 0x2f00 │ │ │ │ │ - stmdbvs r6!, {r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - cmnvs lr, #-2147483621 @ 0x8000001b │ │ │ │ │ - svcvs 0x00662c65 │ │ │ │ │ - strbvs r7, [r9, #-629]! @ 0xfffffd8b │ │ │ │ │ - stclvs 15, cr5, [r5], #-456 @ 0xfffffe38 │ │ │ │ │ - strtvs r6, [ip], -r9, ror #26 │ │ │ │ │ - strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ - ldclcs 12, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdavs ip!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ - cmnvs r0, pc, ror #26 │ │ │ │ │ - stmdavs ip!, {r0, r1, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ │ - cmnvs r0, pc, ror #26 │ │ │ │ │ - @ instruction: 0x6c2f6b63 │ │ │ │ │ - ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ │ - svcvs 0x00656772 │ │ │ │ │ - rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ - stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sp, lr} │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - cmnvs r5, r5, ror #2 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 12, 3, r2, cr9, cr3, {3} │ │ │ │ │ - strbvs r6, [r7, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvs r5, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ - mcrvs 5, 3, r7, cr5, cr1, {3} │ │ │ │ │ - stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ - strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stcvs 14, cr6, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ - cmnvs r1, #97 @ 0x61 │ │ │ │ │ - cmnvs ip, fp, ror #24 │ │ │ │ │ - blvs 2d3dd7c <_edata@@Base+0xaead7c> │ │ │ │ │ - cmnvs ip, pc, lsr #4 │ │ │ │ │ - smcvs 49859 @ 0xc2c3 │ │ │ │ │ - blvs 2d3dd88 <_edata@@Base+0xaead88> │ │ │ │ │ - rsbvc r6, r1, pc, lsr #24 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ - rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ - strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ - stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ - stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvc ip, #25344 @ 0x6300 │ │ │ │ │ - rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ - stcvs 3, cr7, [ip, #-404]! @ 0xfffffe6c │ │ │ │ │ - svcvs 0x00726361 │ │ │ │ │ - strbtvc r6, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ │ - @ instruction: 0x2c786972 │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - svccs 0x006b6361 │ │ │ │ │ - rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - cmnvc r9, #44, 26 @ 0xb00 │ │ │ │ │ - cdpvs 12, 6, cr2, cr13, cr3, {3} │ │ │ │ │ - svcvs 0x00747765 │ │ │ │ │ - strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ - cmnvs r9, ip, ror #8 │ │ │ │ │ - strbtvc r6, [r9], #-1124 @ 0xfffffb9c │ │ │ │ │ - stclcs 6, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - strbtvs r6, [ip], #-1390 @ 0xfffffa92 │ │ │ │ │ - ldclvs 2, cr7, [pc, #-404] @ 14656a4 <__bss_end__@@Base+0xd67ff4> │ │ │ │ │ - stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - @ instruction: 0x2c636972 │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - smcvs 13970 @ 0x3692 │ │ │ │ │ - @ instruction: 0x2c6f696c │ │ │ │ │ - rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - svccs 0x006b6361 │ │ │ │ │ - stclcs 2, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ 14656b0 <__bss_end__@@Base+0xd68000> │ │ │ │ │ - ldrbtvs r2, [r0], #-3193 @ 0xfffff387 │ │ │ │ │ - stclcs 6, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ - ldclcs 3, cr6, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ - smcvc 50992 @ 0xc730 │ │ │ │ │ - ldrbtvc r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ - cmnvs r5, ip, lsr #2 │ │ │ │ │ - ldclvs 4, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ - stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ - stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - stclvs 3, cr7, [r9, #-176]! @ 0xffffff50 │ │ │ │ │ - stmdavc r5!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvc r5, #788529152 @ 0x2f000000 │ │ │ │ │ - @ instruction: 0x732c7374 │ │ │ │ │ - ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - svcvs 0x00732c6e │ │ │ │ │ - svcpl 0x0065766c │ │ │ │ │ - svcpl 0x00746172 │ │ │ │ │ - cmnvc r5, r9, ror #28 │ │ │ │ │ - stclvs 3, cr7, [pc], #-176 @ 146581c <__bss_end__@@Base+0xd6816c> │ │ │ │ │ - subsvc r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ - @ instruction: 0x732c6365 │ │ │ │ │ - strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ - cmnvs r4, ip, lsr #6 │ │ │ │ │ - @ instruction: 0x732c7374 │ │ │ │ │ - mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ - svcvs 0x00727067 │ │ │ │ │ - ldmdbvc r3!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ - ldrbvs r2, [r4, #-3181]! @ 0xfffff393 │ │ │ │ │ - rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr12, {1} │ │ │ │ │ - svccs 0x00726f73 │ │ │ │ │ - cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ - ldrbvs r6, [r2, #-1637]! @ 0xfffff99b │ │ │ │ │ - svcvs 0x00632d65 │ │ │ │ │ - strtvc r6, [ip], #-1380 @ 0xfffffa9c │ │ │ │ │ - svcpl 0x00747365 │ │ │ │ │ - cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ - cdpvs 15, 6, cr5, cr5, cr8, {3} │ │ │ │ │ - stmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldclcs 7, cr6, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ - subsvc r6, pc, r4, ror pc @ │ │ │ │ │ - svcpl 0x00796c6f │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbsvc r2, r4, #25856 @ 0x6500 │ │ │ │ │ - ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbsvc r2, r4, #29440 @ 0x7300 │ │ │ │ │ - ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - rsbcc r2, sp, #460 @ 0x1cc │ │ │ │ │ - strtvc r6, [ip], #-2669 @ 0xfffff593 │ │ │ │ │ - svcvs 0x00676972 │ │ │ │ │ - strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ - ldclcs 2, cr7, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ - stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ - ldrbvs r2, [r6, #-3187]! @ 0xfffff38d │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - ldrbvc r7, [pc], #-2604 @ 1465968 <__bss_end__@@Base+0xd682b8> │ │ │ │ │ - cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ - ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ - strtcs r2, [r4], #-3965 @ 0xfffff083 │ │ │ │ │ - ldclvs 14, cr2, [fp, #-144]! @ 0xffffff70 │ │ │ │ │ - stcvs 3, cr6, [ip, #-388]! @ 0xfffffe7c │ │ │ │ │ - ldmdavc r7!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ - andeq r7, r0, sp, ror #26 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + ... │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ ... │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @@ -3262970,29 +3262335,29 @@ │ │ │ │ │ stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x632c616c │ │ │ │ │ ldclvs 2, cr6, [r9], #-444 @ 0xfffffe44 │ │ │ │ │ stmdavc r5!, {r0, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ rsbvs r6, pc, #44, 6 @ 0xb0000000 │ │ │ │ │ svccs 0x00616c79 │ │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ 1465d04 <__bss_end__@@Base+0xd68654> │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ 1465314 <__bss_end__@@Base+0xd67c64> │ │ │ │ │ ldclcs 5, cr6, [r7], #-440 @ 0xfffffe48 │ │ │ │ │ cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - strvs r7, [pc, #-1893]! @ 146565b <__bss_end__@@Base+0xd67fab> │ │ │ │ │ + strvs r7, [pc, #-1893]! @ 1464c6b <__bss_end__@@Base+0xd675bb> │ │ │ │ │ @ instruction: 0x632c3178 │ │ │ │ │ strbvs r6, [lr, #-3183]! @ 0xfffff391 │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ svcvs 0x00632c32 │ │ │ │ │ strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ cmncc r8, #197132288 @ 0xbc00000 │ │ │ │ │ - stclvs 3, cr6, [pc], #-176 @ 1465d2c <__bss_end__@@Base+0xd6867c> │ │ │ │ │ + stclvs 3, cr6, [pc], #-176 @ 146533c <__bss_end__@@Base+0xd67c8c> │ │ │ │ │ svccs 0x0077656e │ │ │ │ │ ldccs 8, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ cdpvs 15, 6, cr6, cr12, cr3, {3} │ │ │ │ │ - stcvs 7, cr7, [pc], #-404 @ 1465c58 <__bss_end__@@Base+0xd685a8> │ │ │ │ │ + stcvs 7, cr7, [pc], #-404 @ 1465268 <__bss_end__@@Base+0xd67bb8> │ │ │ │ │ ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ svcvs 0x00632c73 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00632c62 │ │ │ │ │ @@ -3263023,19 +3262388,19 @@ │ │ │ │ │ @ instruction: 0x2c74696c │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svccs 0x00626972 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svccs 0x00626972 │ │ │ │ │ - stclvs 15, cr6, [pc], #-392 @ 1465d00 <__bss_end__@@Base+0xd68650> │ │ │ │ │ + stclvs 15, cr6, [pc], #-392 @ 1465310 <__bss_end__@@Base+0xd67c60> │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - stclvs 3, cr6, [pc, #-188]! @ 1465ddc <__bss_end__@@Base+0xd6872c> │ │ │ │ │ + stclvs 3, cr6, [pc, #-188]! @ 14653ec <__bss_end__@@Base+0xd67d3c> │ │ │ │ │ svcvs 0x00632c61 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbvs r4!, {r1, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ │ cmnvc r5, r6, ror #12 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ @@ -3263070,31 +3262435,31 @@ │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x632c6e61 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - stcvs 14, cr6, [pc, #-388]! @ 1465dc0 <__bss_end__@@Base+0xd68710> │ │ │ │ │ + stcvs 14, cr6, [pc, #-388]! @ 14653d0 <__bss_end__@@Base+0xd67d20> │ │ │ │ │ @ instruction: 0x632c6e61 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ - strtvc r6, [pc], #-3681 @ 1465f58 <__bss_end__@@Base+0xd688a8> │ │ │ │ │ + strtvc r6, [pc], #-3681 @ 1465568 <__bss_end__@@Base+0xd67eb8> │ │ │ │ │ ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svccs 0x00626972 │ │ │ │ │ @ instruction: 0x632c6667 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ stmdbvs pc!, {r0, r3, r5, r6, r9, sp, lr} @ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ @ instruction: 0x632c6e6f │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - stcvs 2, cr6, [pc], #-420 @ 1465de0 <__bss_end__@@Base+0xd68730> │ │ │ │ │ + stcvs 2, cr6, [pc], #-420 @ 14653f0 <__bss_end__@@Base+0xd67d40> │ │ │ │ │ cdpvs 6, 6, cr7, cr9, cr5, {3} │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ rsbsvc r6, r5, #12032 @ 0x2f00 │ │ │ │ │ strbtvc r6, [r1], #-3435 @ 0xfffff295 │ │ │ │ │ stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ @@ -3263131,15 +3262496,15 @@ │ │ │ │ │ svccs 0x00626972 │ │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ svcvs 0x00632c64 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - blvs 30f1dc0 <_edata@@Base+0xe9edc0> │ │ │ │ │ + blvs 30f13d0 <_edata@@Base+0xe9e3d0> │ │ │ │ │ ldccs 4, cr3, [r5], #-408 @ 0xfffffe68 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svccs 0x00626972 │ │ │ │ │ cmnvs r2, r3, ror r1 │ │ │ │ │ svcvs 0x00632c67 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldclvs 15, cr2, [r3, #-392]! @ 0xfffffe78 │ │ │ │ │ @@ -3263155,20 +3262520,20 @@ │ │ │ │ │ strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ cdpvs 3, 6, cr6, cr15, cr12, {1} │ │ │ │ │ rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ svcvs 0x006f7467 │ │ │ │ │ @ instruction: 0x632c736c │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ 1465e2f <__bss_end__@@Base+0xd6877f> │ │ │ │ │ + strvc r6, [pc, #-617]! @ 146543f <__bss_end__@@Base+0xd67d8f> │ │ │ │ │ svcvs 0x0063696e │ │ │ │ │ cmnvs r4, r4, ror #10 │ │ │ │ │ @ instruction: 0x632c6174 │ │ │ │ │ rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ - strvc r6, [pc, #-617]! @ 1465e43 <__bss_end__@@Base+0xd68793> │ │ │ │ │ + strvc r6, [pc, #-617]! @ 1465453 <__bss_end__@@Base+0xd67da3> │ │ │ │ │ @ instruction: 0x2c74696e │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svccs 0x00626972 │ │ │ │ │ strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ ldrtvs r7, [r3], #-623 @ 0xfffffd91 │ │ │ │ │ cmnvc r5, #44, 8 @ 0x2c000000 │ │ │ │ │ rsbvc r7, r9, r3, ror #4 │ │ │ │ │ @@ -3263224,18 +3262589,18 @@ │ │ │ │ │ mcrvs 5, 3, r7, cr5, cr1, {3} │ │ │ │ │ stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr} │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stcvs 14, cr6, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmnvs r1, #97 @ 0x61 │ │ │ │ │ cmnvs ip, fp, ror #24 │ │ │ │ │ - blvs 2d3e76c <_edata@@Base+0xaeb76c> │ │ │ │ │ + blvs 2d3dd7c <_edata@@Base+0xaead7c> │ │ │ │ │ cmnvs ip, pc, lsr #4 │ │ │ │ │ smcvs 49859 @ 0xc2c3 │ │ │ │ │ - blvs 2d3e778 <_edata@@Base+0xaeb778> │ │ │ │ │ + blvs 2d3dd88 <_edata@@Base+0xaead88> │ │ │ │ │ rsbvc r6, r1, pc, lsr #24 │ │ │ │ │ stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ rsbvc r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ @@ -3263255,28 +3262620,28 @@ │ │ │ │ │ cdpvs 12, 6, cr2, cr13, cr3, {3} │ │ │ │ │ svcvs 0x00747765 │ │ │ │ │ strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ cmnvs r9, ip, ror #8 │ │ │ │ │ strbtvc r6, [r9], #-1124 @ 0xfffffb9c │ │ │ │ │ stclcs 6, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ strbtvs r6, [ip], #-1390 @ 0xfffffa92 │ │ │ │ │ - ldclvs 2, cr7, [pc, #-404] @ 1466094 <__bss_end__@@Base+0xd689e4> │ │ │ │ │ + ldclvs 2, cr7, [pc, #-404] @ 14656a4 <__bss_end__@@Base+0xd67ff4> │ │ │ │ │ stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ @ instruction: 0x2c636972 │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ smcvs 13970 @ 0x3692 │ │ │ │ │ @ instruction: 0x2c6f696c │ │ │ │ │ rsbvc r6, r5, pc, ror #8 │ │ │ │ │ stclcs 3, cr6, [fp], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r5, pc, ror #8 │ │ │ │ │ svccs 0x006b6361 │ │ │ │ │ stclcs 2, cr7, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ 14660a0 <__bss_end__@@Base+0xd689f0> │ │ │ │ │ + stclvs 0, cr7, [pc], #-444 @ 14656b0 <__bss_end__@@Base+0xd68000> │ │ │ │ │ ldrbtvs r2, [r0], #-3193 @ 0xfffff387 │ │ │ │ │ stclcs 6, cr6, [r6], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ ldclcs 3, cr6, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ ldrbtvc r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ @@ -3263292,15 +3262657,15 @@ │ │ │ │ │ ldclvs 13, cr6, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ svcvs 0x00732c6e │ │ │ │ │ svcpl 0x0065766c │ │ │ │ │ svcpl 0x00746172 │ │ │ │ │ cmnvc r5, r9, ror #28 │ │ │ │ │ - stclvs 3, cr7, [pc], #-176 @ 146620c <__bss_end__@@Base+0xd68b5c> │ │ │ │ │ + stclvs 3, cr7, [pc], #-176 @ 146581c <__bss_end__@@Base+0xd6816c> │ │ │ │ │ subsvc r6, pc, #494927872 @ 0x1d800000 │ │ │ │ │ @ instruction: 0x732c6365 │ │ │ │ │ strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ cmnvs r4, ip, lsr #6 │ │ │ │ │ @ instruction: 0x732c7374 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ svcvs 0x00727067 │ │ │ │ │ @@ -3263331,23 +3262696,658 @@ │ │ │ │ │ strtvc r6, [ip], #-2669 @ 0xfffff593 │ │ │ │ │ svcvs 0x00676972 │ │ │ │ │ strbvs r6, [sp, #-3950]! @ 0xfffff092 │ │ │ │ │ ldclcs 2, cr7, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ stclvs 4, cr7, [r9], #-468 @ 0xfffffe2c │ │ │ │ │ ldrbvs r2, [r6, #-3187]! @ 0xfffff38d │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - ldrbvc r7, [pc], #-2604 @ 1466358 <__bss_end__@@Base+0xd68ca8> │ │ │ │ │ + ldrbvc r7, [pc], #-2604 @ 1465968 <__bss_end__@@Base+0xd682b8> │ │ │ │ │ cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ strtcs r2, [r4], #-3965 @ 0xfffff083 │ │ │ │ │ - svcvs 0x007b2e24 │ │ │ │ │ - cmnvc r9, #44, 24 @ 0x2c00 │ │ │ │ │ - cmnvc ip, #112, 24 @ 0x7000 │ │ │ │ │ - andeq r7, r0, r0, ror sp │ │ │ │ │ + cmnvc r5, #47104 @ 0xb800 │ │ │ │ │ + ldrbvs r2, [r4, #-3175]! @ 0xfffff399 │ │ │ │ │ + rsbseq r6, sp, r8, ror r9 │ │ │ │ │ ... │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbcs r7, r7, r2, asr #10 │ │ │ │ │ + ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ + ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ + ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ + strbvs r6, [r7, -r9, ror #28]! │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ + cmnvs sp, ip, lsr #2 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465bd0 <__bss_end__@@Base+0xd68520> │ │ │ │ │ + @ instruction: 0x632c6e32 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + @ instruction: 0x67697274 │ │ │ │ │ + stclvs 15, cr6, [pc], #-464 @ 1465bd4 <__bss_end__@@Base+0xd68524> │ │ │ │ │ + rsbvs r6, pc, #-872415231 @ 0xcc000001 │ │ │ │ │ + svccs 0x00616c79 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465c00 <__bss_end__@@Base+0xd68550> │ │ │ │ │ + mcrvs 15, 3, r6, cr12, cr3, {1} │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ 14657b4 <__bss_end__@@Base+0xd68104> │ │ │ │ │ + rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ + cmnvs r2, r0, lsr #8 │ │ │ │ │ + svcvs 0x0066736e │ │ │ │ │ + ldccs 13, cr6, [r4], #-456 @ 0xfffffe38 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465c38 <__bss_end__@@Base+0xd68588> │ │ │ │ │ + rsbvs r6, sp, #49, 30 @ 0xc4 │ │ │ │ │ + ldrbvs r7, [r4, #-2117]! @ 0xfffff7bb │ │ │ │ │ + cdpvs 4, 6, cr6, cr9, cr14, {3} │ │ │ │ │ + ldmdbvc r0!, {r0, r1, r2, r5, r6, sp}^ │ │ │ │ │ + mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ + strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465c60 <__bss_end__@@Base+0xd685b0> │ │ │ │ │ + svccs 0x00626933 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ + cmnvs r2, lr, ror #10 │ │ │ │ │ + strtvs r7, [sp], #-1132 @ 0xfffffb94 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465c98 <__bss_end__@@Base+0xd685e8> │ │ │ │ │ + @ instruction: 0x612f6233 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r6, r8, sp, lr}^ │ │ │ │ │ + @ instruction: 0x7327616d │ │ │ │ │ + strbtvc r4, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ │ + cmnvc r1, #268435462 @ 0x10000006 │ │ │ │ │ + ldrbvc r6, [r4, -r5, ror #18]! │ │ │ │ │ + stclcs 3, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465cd0 <__bss_end__@@Base+0xd68620> │ │ │ │ │ + rsbvc r6, sp, r1, lsr r9 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r0, r4, rrx │ │ │ │ │ + rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ + strbtvs r7, [r6], -lr, ror #6 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465d10 <__bss_end__@@Base+0xd68660> │ │ │ │ │ + ldclcs 4, cr7, [r3], #-200 @ 0xffffff38 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ + stmdbvs ip!, {r0, r1, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465d48 <__bss_end__@@Base+0xd68698> │ │ │ │ │ + ldclcs 5, cr6, [r3], #-204 @ 0xffffff34 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + rsbvc r6, fp, #-2080374783 @ 0x84000001 │ │ │ │ │ + strvs r6, [pc, -r9, ror #4]! │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465d80 <__bss_end__@@Base+0xd686d0> │ │ │ │ │ + @ instruction: 0x672f6233 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ + rsbscs r6, r2, r9, ror #10 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldclcs 3, cr7, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465db0 <__bss_end__@@Base+0xd68700> │ │ │ │ │ + rsbsvc r6, r4, #800 @ 0x320 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ + @ instruction: 0x6c626972 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465dd8 <__bss_end__@@Base+0xd68728> │ │ │ │ │ + rsbsvc r6, r5, #12800 @ 0x3200 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + subsvc r6, pc, r4, ror pc @ │ │ │ │ │ + svcpl 0x00796c6f │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + cmpvs sp, sp, ror #2 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465e18 <__bss_end__@@Base+0xd68768> │ │ │ │ │ + cmnvs r3, #3264 @ 0xcc0 │ │ │ │ │ + ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ + bvc 2ec1160 <_edata@@Base+0xc6e160> │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + @ instruction: 0x56206874 │ │ │ │ │ + ldmdbvs r4!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465e40 <__bss_end__@@Base+0xd68790> │ │ │ │ │ + ldclcs 5, cr6, [r3], #-204 @ 0xffffff34 │ │ │ │ │ + strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ + hvceq 45907 @ 0xb353 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465e58 <__bss_end__@@Base+0xd687a8> │ │ │ │ │ + stclcs 5, cr6, [sp], #-196 @ 0xffffff3c │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + subscs r6, r8, r4, asr r5 │ │ │ │ │ + rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ + ldccs 4, cr7, [r5], #-468 @ 0xfffffe2c │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465e90 <__bss_end__@@Base+0xd687e0> │ │ │ │ │ + svcvs 0x00632c31 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbvs r6, [r4, #-3938]! @ 0xfffff09e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465ec0 <__bss_end__@@Base+0xd68810> │ │ │ │ │ + strbvs r6, [r4, #-3890]! @ 0xfffff0ce │ │ │ │ │ + stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvc r6, sp, r3, ror #30 │ │ │ │ │ + rsbscs r6, r8, ip, ror #10 │ │ │ │ │ + cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ + cmnvc ip, #116, 2 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465ef0 <__bss_end__@@Base+0xd68840> │ │ │ │ │ + strvc r6, [pc, #-563]! @ 1465e79 <__bss_end__@@Base+0xd687c9> │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cmnvs lr, r6, ror #18 │ │ │ │ │ + strbtvs r6, [r5], -lr, ror #6 │ │ │ │ │ + svcvs 0x00665f66 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465f28 <__bss_end__@@Base+0xd68878> │ │ │ │ │ + cmnvc r5, #855638016 @ 0x33000000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ + ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ + cmnvs r2, r3, ror #8 │ │ │ │ │ + stmdbvc r4!, {r0, r1, r2, r4, r5, r6, sl, fp, sp}^ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465f58 <__bss_end__@@Base+0xd688a8> │ │ │ │ │ + @ instruction: 0x662c7333 │ │ │ │ │ + cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ + strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465f78 <__bss_end__@@Base+0xd688c8> │ │ │ │ │ + svcvs 0x00662c31 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ + strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ + stmdavs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465fa8 <__bss_end__@@Base+0xd688f8> │ │ │ │ │ + ldclcs 3, cr7, [r0], #-196 @ 0xffffff3c │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + smcvc 50992 @ 0xc730 │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1465fd0 <__bss_end__@@Base+0xd68920> │ │ │ │ │ + ldrbvs r5, [r3, #-3891]! @ 0xfffff0cd │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + cmnvs r2, r3, ror pc │ │ │ │ │ + smcvs 49859 @ 0xc2c3 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466008 <__bss_end__@@Base+0xd68958> │ │ │ │ │ + @ instruction: 0x67666232 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + cmnvc ip, #461373440 @ 0x1b800000 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466030 <__bss_end__@@Base+0xd68980> │ │ │ │ │ + strbtvc r6, [r1], #-3378 @ 0xfffff2ce │ │ │ │ │ + rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ + cmnvs r9, pc, ror #4 │ │ │ │ │ + strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbsvc r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466058 <__bss_end__@@Base+0xd689a8> │ │ │ │ │ + strbvc r2, [sp, #-3121]! @ 0xfffff3cf │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + cdpvs 2, 7, cr5, cr5, cr0, {1} │ │ │ │ │ + strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ + strbtvc r4, [lr], -r0, lsr #10 │ │ │ │ │ + cdpvs 2, 6, cr7, cr15, cr9, {3} │ │ │ │ │ + strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466090 <__bss_end__@@Base+0xd689e0> │ │ │ │ │ + rsbvc r6, r5, r2, lsr r4 │ │ │ │ │ + @ instruction: 0x67697254 │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ 1466098 <__bss_end__@@Base+0xd689e8> │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + strbvc r2, [r6, #-99] @ 0xffffff9d │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + ldclcs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14660b8 <__bss_end__@@Base+0xd68a08> │ │ │ │ │ + ldrbtvc r7, [r9], #-49 @ 0xffffffcf │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ + stmdavc r5!, {r0, r1, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14660e0 <__bss_end__@@Base+0xd68a30> │ │ │ │ │ + @ instruction: 0x732c7333 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ + cmnvc pc, ip, ror #18 │ │ │ │ │ + stclvs 3, cr7, [pc], #-176 @ 146620c <__bss_end__@@Base+0xd68b5c> │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466110 <__bss_end__@@Base+0xd68a60> │ │ │ │ │ + cmnvs r4, r3, lsr r3 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ + cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ + @ instruction: 0x6c616974 │ │ │ │ │ + ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + svcpl 0x0074736e │ │ │ │ │ + cmnvs r4, #-2147483624 @ 0x80000018 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466158 <__bss_end__@@Base+0xd68aa8> │ │ │ │ │ + subsvc r6, pc, r1, lsr pc @ │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00662073 │ │ │ │ │ + strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ + cmnvs r5, r5, ror #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + strbvs r6, [sp, #-3955]! @ 0xfffff08d │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466198 <__bss_end__@@Base+0xd68ae8> │ │ │ │ │ + rsbvc r7, pc, #822083584 @ 0x31000000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + cmnvc r9, #44, 24 @ 0x2c00 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14661c0 <__bss_end__@@Base+0xd68b10> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + rsbsvs r6, r2, #-1073741807 @ 0xc0000011 │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + stclvs 15, cr6, [ip], #-268 @ 0xfffffef4 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + andeq r6, r0, pc, ror #28 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14661e8 <__bss_end__@@Base+0xd68b38> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ + strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ + rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466228 <__bss_end__@@Base+0xd68b78> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ + rsbeq r6, lr, r2, ror r1 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466250 <__bss_end__@@Base+0xd68ba0> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + mcrvs 5, 3, r6, cr1, cr0, {2} │ │ │ │ │ + cmnvs sp, pc, rrx │ │ │ │ │ + andeq r7, r0, r0, ror r3 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466280 <__bss_end__@@Base+0xd68bd0> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ + @ instruction: 0x61207374 │ │ │ │ │ + strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ + stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ + @ instruction: 0x676f7470 │ │ │ │ │ + ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + andeq r0, r0, r9, ror r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14662b8 <__bss_end__@@Base+0xd68c08> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + andeq r6, r0, ip, ror #2 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14662e0 <__bss_end__@@Base+0xd68c30> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ + andeq r7, r0, r8, ror #6 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466308 <__bss_end__@@Base+0xd68c58> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ + strbvs r7, [r4, #-591]! @ 0xfffffdb1 │ │ │ │ │ + andeq r7, r0, r2, ror r3 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466340 <__bss_end__@@Base+0xd68c90> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 1466510 <__bss_end__@@Base+0xd68e60> │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466368 <__bss_end__@@Base+0xd68cb8> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ + ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ + andeq r7, r0, r5, ror #4 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14663a0 <__bss_end__@@Base+0xd68cf0> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ + cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14663d8 <__bss_end__@@Base+0xd68d28> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466408 <__bss_end__@@Base+0xd68d58> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + rsbcs r6, r5, r4, asr r8 │ │ │ │ │ + cmnvs lr, r4, ror #18 │ │ │ │ │ + cmnvc r3, #1785856 @ 0x1b4000 │ │ │ │ │ + cmnvs r1, #32 │ │ │ │ │ + strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466430 <__bss_end__@@Base+0xd68d80> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ + strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ + svcvs 0x00206369 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466458 <__bss_end__@@Base+0xd68da8> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3922 @ 1466618 <__bss_end__@@Base+0xd68f68> │ │ │ │ │ + stmdavc r5, {r2, r3, r5, sp}^ │ │ │ │ │ + strbvs r6, [lr, #-3952]! @ 0xfffff090 │ │ │ │ │ + cmnvs r9, lr, ror #8 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ + svcvs 0x004c2064 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs sp!, {r2, r4, r5, r6, fp, sp, lr}^ │ │ │ │ │ + strbvc r2, [r6, #-99] @ 0xffffff9d │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466498 <__bss_end__@@Base+0xd68de8> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14664c0 <__bss_end__@@Base+0xd68e10> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + rsbvc r6, ip, r8, asr #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14664f0 <__bss_end__@@Base+0xd68e40> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ + cmpeq fp, pc, ror #6 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466508 <__bss_end__@@Base+0xd68e58> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + rsbvc r7, r1, r7, asr #4 │ │ │ │ │ + cmnvs r3, r8, ror #18 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ + cmnvc r9, #24832 @ 0x6100 │ │ │ │ │ + svcvs 0x00207369 │ │ │ │ │ + stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ + ldrbvs r6, [r2, #-883]! @ 0xfffffc8d │ │ │ │ │ + strtvs r6, [r0], #-1396 @ 0xfffffa8c │ │ │ │ │ + stclvs 14, cr6, [r1, #-484]! @ 0xfffffe1c │ │ │ │ │ + stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ + cmnvc r9, #32, 6 @ 0x80000000 │ │ │ │ │ + cmnvc sp, #116, 10 @ 0x1d000000 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1466548 <__bss_end__@@Base+0xd68e98> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ + hvceq 46051 @ 0xb3e3 │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ cmpeq fp, r4, ror #20 │ │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ │ svcmi 0x00525268 │ │ │ │ │ @@ -3264893,15 +3264893,15 @@ │ │ │ │ │ vaddw.s8 q9, , d1 │ │ │ │ │ @ instruction: 0xf0000100 │ │ │ │ │ strmi pc, [r0], r7, asr #18 │ │ │ │ │ svclt 0x0000e6f8 │ │ │ │ │ subvc pc, ip, r7, asr #12 │ │ │ │ │ subne pc, r6, r0, asr #5 │ │ │ │ │ ldmdblt r0, {ip, sp, lr, pc}^ │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ sbceq lr, r1, r8, asr #7 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ ldrhteq lr, [pc], r0 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ sbceq r9, r2, r8, lsl r9 │ │ │ │ │ sbceq r5, r1, r8, ror #13 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ @@ -3264931,15 +3264931,15 @@ │ │ │ │ │ sbceq r7, r0, r0, ror #14 │ │ │ │ │ tsteq fp, r0, lsr #21 │ │ │ │ │ ldrdeq r0, [r3], #0 │ │ │ │ │ cmpeq r1, r0, ror r1 │ │ │ │ │ cmpeq r1, r0, asr #3 │ │ │ │ │ sbceq r3, r0, r8, lsl #20 │ │ │ │ │ cmpeq r1, r8, ror #3 │ │ │ │ │ - strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ + ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ sbcseq r2, r4, r0, lsl #6 │ │ │ │ │ @ instruction: 0x01518198 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq pc, r0, asr #5 │ │ │ │ │ sbceq r4, r0, r8, lsr #26 │ │ │ │ │ tsteq r9, r8, lsl #19 │ │ │ │ │ @@ -3264949,15 +3264949,15 @@ │ │ │ │ │ ldrsbeq r8, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ cmpeq r1, r0, lsl #6 │ │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ cmpeq r1, r8, lsr #6 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - sbceq lr, r0, r0, lsr r0 │ │ │ │ │ + sbceq sp, r0, r8, lsr #31 │ │ │ │ │ cmpeq r1, r0, asr r3 │ │ │ │ │ cmpeq r1, r8, ror r3 │ │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ andeq r6, r8, r5, lsl #3 │ │ │ │ │ @@ -3265062,370 +3265062,372 @@ │ │ │ │ │ ldceq 2, cr15, [sp], #-272 @ 0xfffffef0 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ ... │ │ │ │ │ - cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ - rsbscs r6, r0, r9, ror #26 │ │ │ │ │ - ldrvs r3, [lr, #-316]! @ 0xfffffec4 │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468068 <__bss_end__@@Base+0xd6a9b8> │ │ │ │ │ - @ instruction: 0x6c666931 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + cmnvs r5, r5, asr #2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + stclvs 8, cr7, [r9, #-460]! @ 0xfffffe34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, r1, ror #24 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ │ teqeq pc, r4, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14680a8 <__bss_end__@@Base+0xd6a9f8> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14680b0 <__bss_end__@@Base+0xd6aa00> │ │ │ │ │ + ldrtcc r3, [r1], #-2098 @ 0xfffff7ce │ │ │ │ │ rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ teqeq pc, pc, ror #6 │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ cmneq r0, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14680c8 <__bss_end__@@Base+0xd6aa18> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14680d0 <__bss_end__@@Base+0xd6aa20> │ │ │ │ │ + eorcs r2, r8, #50 @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbvs r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ cmnvs r5, #112, 18 @ 0x1c0000 │ │ │ │ │ ldrbtvc r6, [r2], #-360 @ 0xfffffe98 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468110 <__bss_end__@@Base+0xd6aa60> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468118 <__bss_end__@@Base+0xd6aa68> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r3, #104, 6 @ 0xa0000001 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr8, {3} │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ @ instruction: 0x6e676973 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468158 <__bss_end__@@Base+0xd6aaa8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468160 <__bss_end__@@Base+0xd6aab0> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr1, {1} │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ stclvs 15, cr6, [ip], #-456 @ 0xfffffe38 │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ 1468184 <__bss_end__@@Base+0xd6aad4> │ │ │ │ │ + eorscs r2, r1, #3200 @ 0xc80 │ │ │ │ │ ldrbvs r6, [r6, #-3939]! @ 0xfffff09d │ │ │ │ │ teqeq pc, r3, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468198 <__bss_end__@@Base+0xd6aae8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14681a0 <__bss_end__@@Base+0xd6aaf0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stclcs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ strbvs r6, [lr, -ip, ror #10]! │ │ │ │ │ - stclcs 8, cr6, [pc, #-464]! @ 14681c8 <__bss_end__@@Base+0xd6ab18> │ │ │ │ │ - beq 1eb2864 <__bss_end__@@Base+0x17b51b4> │ │ │ │ │ + cmnvs lr, #116, 16 @ 0x740000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14681f0 <__bss_end__@@Base+0xd6ab40> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14681f8 <__bss_end__@@Base+0xd6ab48> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - stclcs 3, cr7, [r5, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x66655232 │ │ │ │ │ + cmnvs r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ subsvc r7, pc, pc, asr r3 @ │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - rsbvs r6, r1, #108, 18 @ 0x1b0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, ip, ror #30 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468240 <__bss_end__@@Base+0xd6ab90> │ │ │ │ │ - teqeq pc, r3, lsr lr @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468248 <__bss_end__@@Base+0xd6ab98> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvs r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + @ instruction: 0x676f7250 │ │ │ │ │ rsbvc r6, r1, #478150656 @ 0x1c800000 │ │ │ │ │ cmneq r9, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468280 <__bss_end__@@Base+0xd6abd0> │ │ │ │ │ - cmnvs r3, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468288 <__bss_end__@@Base+0xd6abd8> │ │ │ │ │ + @ instruction: 0x6c656b31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r2, r1, asr #4 │ │ │ │ │ - cmnvs lr, #-469762047 @ 0xe4000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 3, 3, r7, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ @ instruction: 0x6c637963 │ │ │ │ │ rsbvc r5, r7, #404 @ 0x194 │ │ │ │ │ - rsbvs r7, r8, #97 @ 0x61 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r7, r8, r1, rrx │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14682c8 <__bss_end__@@Base+0xd6ac18> │ │ │ │ │ - eorvc r6, r0, r3, lsr ip │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14682d0 <__bss_end__@@Base+0xd6ac20> │ │ │ │ │ + cmnvs r9, r3, lsr sp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 1468310 <__bss_end__@@Base+0xd6ac60> │ │ │ │ │ + @ instruction: 0x312d6f31 │ │ │ │ │ cmnvs r4, #1627389952 @ 0x61000000 │ │ │ │ │ teqeq pc, pc, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468308 <__bss_end__@@Base+0xd6ac58> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468310 <__bss_end__@@Base+0xd6ac60> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stclvs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ stmdbvs r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468360 <__bss_end__@@Base+0xd6acb0> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468368 <__bss_end__@@Base+0xd6acb8> │ │ │ │ │ + @ instruction: 0x37332032 │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #1929379840 @ 0x73000000 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ 1468370 <__bss_end__@@Base+0xd6acc0> │ │ │ │ │ - eorcs r7, r2, r1, lsr r4 │ │ │ │ │ + cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468398 <__bss_end__@@Base+0xd6ace8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14683a0 <__bss_end__@@Base+0xd6acf0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldrbtvc r6, [r2], #-1390 @ 0xfffffa92 │ │ │ │ │ - cdpcs 2, 2, cr2, cr0, cr7, {3} │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ rsbpl r6, ip, sp, ror #2 │ │ │ │ │ - ldclcs 12, cr6, [r9, #-444]! @ 0xfffffe44 │ │ │ │ │ - @ instruction: 0x332d6f33 │ │ │ │ │ + cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14683e0 <__bss_end__@@Base+0xd6ad30> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14683e8 <__bss_end__@@Base+0xd6ad38> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ cmnvc lr, #396 @ 0x18c │ │ │ │ │ ldrbvc r6, [r4, #-2420]! @ 0xfffff68c │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 14, cr6, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ + cmnvc r5, #805306371 @ 0x30000003 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468420 <__bss_end__@@Base+0xd6ad70> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468428 <__bss_end__@@Base+0xd6ad78> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbvs r7, r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r2, ror r3 │ │ │ │ │ + rsbvc r7, r1, r7, ror #4 │ │ │ │ │ cmnvs lr, #396 @ 0x18c │ │ │ │ │ teqeq pc, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468448 <__bss_end__@@Base+0xd6ad98> │ │ │ │ │ - ldrbtvc r6, [r2], #-306 @ 0xfffffece │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468450 <__bss_end__@@Base+0xd6ada0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ + rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ + smcvs 12803 @ 0x3203 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldmdavs pc, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, lr}^ @ │ │ │ │ │ rsbvc r7, r5, #121 @ 0x79 │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ 14684a0 <__bss_end__@@Base+0xd6adf0> │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ 14684a8 <__bss_end__@@Base+0xd6adf8> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdacs r0!, {r0, r1, r5, r6, r9, sl, fp, sp} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468498 <__bss_end__@@Base+0xd6ade8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14684a0 <__bss_end__@@Base+0xd6adf0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ svcvs 0x00656772 │ │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ eorpl r6, r0, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - stclvs 5, cr6, [r1, #-432]! @ 0xfffffe50 │ │ │ │ │ + stclvs 5, cr6, [sp, #-432]! @ 0xfffffe50 │ │ │ │ │ cmncc r2, r6, ror r1 │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14684d0 <__bss_end__@@Base+0xd6ae20> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14684d8 <__bss_end__@@Base+0xd6ae28> │ │ │ │ │ + eorcs r3, r2, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-396]! @ 146853c <__bss_end__@@Base+0xd6ae8c> │ │ │ │ │ + @ instruction: 0x312d6f32 │ │ │ │ │ eorseq r3, sp, sl, lsr sl │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468520 <__bss_end__@@Base+0xd6ae70> │ │ │ │ │ - @ instruction: 0x56206d31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468528 <__bss_end__@@Base+0xd6ae78> │ │ │ │ │ + strbvs r6, [r5, #-3121]! @ 0xfffff3cf │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbscs r7, r3, #-268435450 @ 0xf0000006 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r1, r0, sp, lsr fp │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468550 <__bss_end__@@Base+0xd6aea0> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468558 <__bss_end__@@Base+0xd6aea8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ rsbvc r7, r5, #79 @ 0x4f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ hvcvc 20994 @ 0x5202 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbsvc r6, r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ @ instruction: 0x676f7270 │ │ │ │ │ smceq 54802 @ 0xd612 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468580 <__bss_end__@@Base+0xd6aed0> │ │ │ │ │ - svcpl 0x00657433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468588 <__bss_end__@@Base+0xd6aed8> │ │ │ │ │ + eorcs r3, r2, r3, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stclvs 5, cr7, [r7, #-388]! @ 0xfffffe7c │ │ │ │ │ ldrbvs r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ cmnvs ip, r4, ror #30 │ │ │ │ │ cdpvs 2, 6, cr7, cr1, cr7, {3} │ │ │ │ │ vnmulvs.f16 s13, s2, s15 @ │ │ │ │ │ strbtvc r6, [r5], #-3423 @ 0xfffff2a1 │ │ │ │ │ - cdpvs 15, 6, cr6, cr4, cr8, {3} │ │ │ │ │ - ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ + strbtvc r6, [r4], #-3944 @ 0xfffff098 │ │ │ │ │ + stclvs 14, cr6, [r7], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14685d8 <__bss_end__@@Base+0xd6af28> │ │ │ │ │ - strbcc r6, [fp, #-818]! @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14685e0 <__bss_end__@@Base+0xd6af30> │ │ │ │ │ + uqasxvs r5, r6, r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @@ -3265434,1690 +3265436,1688 @@ │ │ │ │ │ cmnvs ip, r4, ror #30 │ │ │ │ │ cdpvs 2, 6, cr7, cr1, cr7, {3} │ │ │ │ │ vnmulvs.f16 s13, s2, s15 @ │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ - strbcc r6, [fp, #-1125] @ 0xfffffb9b │ │ │ │ │ - @ instruction: 0x73207372 │ │ │ │ │ + ldrbvs r6, [r2, -r5, ror #8]! │ │ │ │ │ + teqeq pc, r5, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468630 <__bss_end__@@Base+0xd6af80> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468638 <__bss_end__@@Base+0xd6af88> │ │ │ │ │ + cmnvc lr, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs lr, r9, ror #30 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ rsbvc r5, r7, #116, 30 @ 0x1d0 │ │ │ │ │ - rsbvc r7, r8, #97 @ 0x61 │ │ │ │ │ - @ instruction: 0x36393573 │ │ │ │ │ + stmdbvs r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468680 <__bss_end__@@Base+0xd6afd0> │ │ │ │ │ - strbvc r2, [r6, #-563] @ 0xfffffdcd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468688 <__bss_end__@@Base+0xd6afd8> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r3!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdacs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr8, {3} │ │ │ │ │ + stclvs 4, cr6, [r5], #-380 @ 0xfffffe84 │ │ │ │ │ rsbvs r7, sp, #1884160 @ 0x1cc000 │ │ │ │ │ cmneq r0, pc, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14686c0 <__bss_end__@@Base+0xd6b010> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14686c8 <__bss_end__@@Base+0xd6b018> │ │ │ │ │ + @ instruction: 0x46222831 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ + cmneq r3, pc, ror #28 │ │ │ │ │ strbtvc r6, [r5], #-3433 @ 0xfffff297 │ │ │ │ │ smceq 13970 @ 0x3692 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468700 <__bss_end__@@Base+0xd6b050> │ │ │ │ │ - eorcs r3, r2, r2, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468708 <__bss_end__@@Base+0xd6b058> │ │ │ │ │ + eorpl r6, r0, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclvs 15, cr6, [r2], #-460 @ 0xfffffe34 │ │ │ │ │ - strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r7, [sp], -lr, ror #10 │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ - stclcs 6, cr6, [pc, #-456]! @ 1468728 <__bss_end__@@Base+0xd6b078> │ │ │ │ │ - eorcs r2, r8, #51 @ 0x33 │ │ │ │ │ + cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468748 <__bss_end__@@Base+0xd6b098> │ │ │ │ │ - ldrbtvc r7, [r9], #-49 @ 0xffffffcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468750 <__bss_end__@@Base+0xd6b0a0> │ │ │ │ │ + ldrbvs r6, [r4, #-305]! @ 0xfffffecf │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbvc r5, r1, #120586240 @ 0x7300000 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ rsbeq r6, r4, pc, ror #8 │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468780 <__bss_end__@@Base+0xd6b0d0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468788 <__bss_end__@@Base+0xd6b0d8> │ │ │ │ │ + ldrbtvc r6, [r3], #-2353 @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + rsbcs r7, r4, r5, ror #6 │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ cmneq r8, r2, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14687c0 <__bss_end__@@Base+0xd6b110> │ │ │ │ │ - rsbvc r5, r1, #52428800 @ 0x3200000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14687c8 <__bss_end__@@Base+0xd6b118> │ │ │ │ │ + eorcs r2, lr, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - @ instruction: 0x46222832 │ │ │ │ │ + ldrbtvs r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbseq r6, r0, r0, ror pc │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468800 <__bss_end__@@Base+0xd6b150> │ │ │ │ │ - cmnvs r9, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468808 <__bss_end__@@Base+0xd6b158> │ │ │ │ │ + eorcs r2, lr, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs r9, #2046820352 @ 0x7a000000 │ │ │ │ │ stmdavc r1!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - rsbvs r7, r1, #-1543503871 @ 0xa4000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r9, ror #6 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468848 <__bss_end__@@Base+0xd6b198> │ │ │ │ │ - @ instruction: 0x6c616932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468850 <__bss_end__@@Base+0xd6b1a0> │ │ │ │ │ + svcvs 0x00697432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldrbvs r6, [pc], -r2, ror #12 │ │ │ │ │ svcpl 0x00646e69 │ │ │ │ │ - strbtvc r6, [pc], #-3954 @ 1468a30 <__bss_end__@@Base+0xd6b380> │ │ │ │ │ + strbtvc r6, [pc], #-3954 @ 1468a38 <__bss_end__@@Base+0xd6b388> │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468888 <__bss_end__@@Base+0xd6b1d8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468890 <__bss_end__@@Base+0xd6b1e0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + svcvs 0x00206e73 │ │ │ │ │ stclvs 15, cr6, [ip], #-396 @ 0xfffffe74 │ │ │ │ │ ldrbvs r7, [r3, #-97]! @ 0xffffff9f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14688d0 <__bss_end__@@Base+0xd6b220> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14688d8 <__bss_end__@@Base+0xd6b228> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdacc r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-3940]! @ 0xfffff09c │ │ │ │ │ strbvs r6, [r8, #-355]! @ 0xfffffe9d │ │ │ │ │ cdpvs 2, 6, cr7, cr15, cr4, {3} │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - cmnvs lr, #112, 16 @ 0x700000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00666870 │ │ │ │ │ + strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468920 <__bss_end__@@Base+0xd6b270> │ │ │ │ │ - rsbcs r6, ip, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468928 <__bss_end__@@Base+0xd6b278> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrcc r7, [r8, #-872]! @ 0xfffffc98 │ │ │ │ │ - @ instruction: 0x36203332 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-2399]! @ 0xfffff6a1 │ │ │ │ │ cmpvc pc, #24832 @ 0x6100 │ │ │ │ │ rsbsvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - vnmulvs.f16 s13, s30, s29 @ │ │ │ │ │ + cmpvs r6, lr, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468970 <__bss_end__@@Base+0xd6b2c0> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468978 <__bss_end__@@Base+0xd6b2c8> │ │ │ │ │ + rsbsvc r7, r0, #3342336 @ 0x330000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - strbvc r6, [pc, #-873]! @ 14687ef <__bss_end__@@Base+0xd6b13f> │ │ │ │ │ + ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + @ instruction: 0x6c616931 │ │ │ │ │ + strbvc r6, [pc, #-873]! @ 14687f7 <__bss_end__@@Base+0xd6b147> │ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14689b0 <__bss_end__@@Base+0xd6b300> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14689b8 <__bss_end__@@Base+0xd6b308> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, r9, sp, lr}^ │ │ │ │ │ stclvs 5, cr6, [r9], #-396 @ 0xfffffe74 │ │ │ │ │ cmneq r7, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14689f0 <__bss_end__@@Base+0xd6b340> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14689f8 <__bss_end__@@Base+0xd6b348> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - @ instruction: 0x776f6c73 │ │ │ │ │ + svcvs 0x005f7273 │ │ │ │ │ strbvs r7, [r4, #-623]! @ 0xfffffd91 │ │ │ │ │ cmnvc r5, #29184 @ 0x7200 │ │ │ │ │ - rsbvc r6, r5, #1929379840 @ 0x73000000 │ │ │ │ │ - strbvs r6, [pc, #-863]! @ 1468875 <__bss_end__@@Base+0xd6b1c5> │ │ │ │ │ + cmnvs r9, #120586240 @ 0x7300000 │ │ │ │ │ + strbtvc r6, [lr], #-1385 @ 0xfffffa97 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468a28 <__bss_end__@@Base+0xd6b378> │ │ │ │ │ - ldmdbvs r8!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468a30 <__bss_end__@@Base+0xd6b380> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r6, [r3, #-354]! @ 0xfffffe9e │ │ │ │ │ teqeq pc, r6, lsr r4 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468a68 <__bss_end__@@Base+0xd6b3b8> │ │ │ │ │ - cmneq r0, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468a70 <__bss_end__@@Base+0xd6b3c0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcvs 0x006e7379 │ │ │ │ │ + mrccs 5, 3, r6, cr3, cr9, {3} │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - teqeq pc, ip, ror #18 │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468ab0 <__bss_end__@@Base+0xd6b400> │ │ │ │ │ - teqcc r6, r1, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468ab8 <__bss_end__@@Base+0xd6b408> │ │ │ │ │ + stclvs 4, cr6, [pc, #-196]! @ 1468bb0 <__bss_end__@@Base+0xd6b500> │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + teqeq pc, r3, ror lr @ │ │ │ │ │ stmdbvs r4!, {r0, r1, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468ae0 <__bss_end__@@Base+0xd6b430> │ │ │ │ │ - @ instruction: 0x37352033 │ │ │ │ │ - blvs 2d411e0 <_edata@@Base+0xaee1e0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468ae8 <__bss_end__@@Base+0xd6b438> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ + blvs 2d411e8 <_edata@@Base+0xaee1e8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - cmpvs r6, r4, ror r3 │ │ │ │ │ + rsbscs r7, r3, r4, ror r3 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ rsbsvc r6, r2, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468b08 <__bss_end__@@Base+0xd6b458> │ │ │ │ │ - strbtvs r6, [lr], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468b10 <__bss_end__@@Base+0xd6b460> │ │ │ │ │ + ldrbvs r6, [r4, #-305]! @ 0xfffffecf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldrbvs r7, [r3, #-613]! @ 0xfffffd9b │ │ │ │ │ - beq 1ec5ab4 <__bss_end__@@Base+0x17c8404> │ │ │ │ │ + rsbseq r7, r3, r5, ror #4 │ │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ cmnvc pc, #115 @ 0x73 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 1468b6c <__bss_end__@@Base+0xd6b4bc> │ │ │ │ │ + rsbcs r6, r6, r1, lsr pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468b50 <__bss_end__@@Base+0xd6b4a0> │ │ │ │ │ - svcvs 0x00656732 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468b58 <__bss_end__@@Base+0xd6b4a8> │ │ │ │ │ + @ instruction: 0x46206332 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ ldclvs 5, cr6, [r9], #-476 @ 0xfffffe24 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468ba0 <__bss_end__@@Base+0xd6b4f0> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468ba8 <__bss_end__@@Base+0xd6b4f8> │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ rsbvc r5, r5, r4, ror pc │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468be8 <__bss_end__@@Base+0xd6b538> │ │ │ │ │ - teqcc r7, #802816 @ 0xc4000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468bf0 <__bss_end__@@Base+0xd6b540> │ │ │ │ │ + teqeq pc, r1, lsr lr @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - cdpvs 2, 7, cr7, cr3, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r7, r3, #1342177286 @ 0x50000006 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdbvs sp!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ cdpvs 4, 6, cr7, cr15, cr12, {3} │ │ │ │ │ strbtvc r7, [r1], #-95 @ 0xffffffa1 │ │ │ │ │ - strbtvs r6, [r6], -r8, ror #18 │ │ │ │ │ + @ instruction: 0x6c616968 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468c30 <__bss_end__@@Base+0xd6b580> │ │ │ │ │ - svcvs 0x00697433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468c38 <__bss_end__@@Base+0xd6b588> │ │ │ │ │ + mcrcs 13, 3, r6, cr1, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 1468c70 <__bss_end__@@Base+0xd6b5c0> │ │ │ │ │ - strbtvc r7, [r3], #-1330 @ 0xffffface │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ cmnvs r7, lr, ror #10 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ cmnvs r9, #95 @ 0x5f │ │ │ │ │ ldrbvs r7, [r2, #-1396]! @ 0xfffffa8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468c78 <__bss_end__@@Base+0xd6b5c8> │ │ │ │ │ - rsbsvc r6, r4, #-1073741812 @ 0xc000000c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468c80 <__bss_end__@@Base+0xd6b5d0> │ │ │ │ │ + strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ cmneq sp, ip, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468cb8 <__bss_end__@@Base+0xd6b608> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468cc0 <__bss_end__@@Base+0xd6b610> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - svcvs 0x00637365 │ │ │ │ │ - vnmlavs.f16 s13, s30, s5 @ │ │ │ │ │ + strbvs r7, [lr, #-869]! @ 0xfffffc9b │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ cmpvs pc, lr, ror #6 │ │ │ │ │ stmdbvs ip!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - stclcs 4, cr7, [pc, #-460]! @ 1468cec <__bss_end__@@Base+0xd6b63c> │ │ │ │ │ - eorscs r2, r1, #3136 @ 0xc40 │ │ │ │ │ + cmnvs lr, #1929379840 @ 0x73000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468d10 <__bss_end__@@Base+0xd6b660> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468d18 <__bss_end__@@Base+0xd6b668> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldmdbvs r3!, {r0, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + cmnvs r3, r9, ror #8 │ │ │ │ │ + smcvs 54936 @ 0xd698 │ │ │ │ │ svcpl 0x006f6567 │ │ │ │ │ strbvc r6, [lr, #-3681]! @ 0xfffff19f │ │ │ │ │ svcpl 0x00797469 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r5, r6, r9, sl, ip, sp, lr} │ │ │ │ │ + eorscs r7, r7, r6, ror #12 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468d58 <__bss_end__@@Base+0xd6b6a8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468d60 <__bss_end__@@Base+0xd6b6b0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, r6, ror #18 │ │ │ │ │ - cmnvs r5, lr, ror #6 │ │ │ │ │ - stmdbmi r0!, {r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + strbtvc r6, [r5], #-878 @ 0xfffffc92 │ │ │ │ │ + rsbvc r6, r5, pc, ror #28 │ │ │ │ │ cmnvc r6, #100, 18 @ 0x190000 │ │ │ │ │ teqeq pc, r5, ror sp @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468d98 <__bss_end__@@Base+0xd6b6e8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468da0 <__bss_end__@@Base+0xd6b6f0> │ │ │ │ │ + eorscc r3, r0, r2, lsr r8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvc lr, #484 @ 0x1e4 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + svcpl 0x00746579 │ │ │ │ │ + ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ smcvs 13842 @ 0x3612 │ │ │ │ │ cmneq r6, r8, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468de0 <__bss_end__@@Base+0xd6b730> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468de8 <__bss_end__@@Base+0xd6b738> │ │ │ │ │ + eorscc r3, r7, #838860800 @ 0x32000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ svcpl 0x00686373 │ │ │ │ │ ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ - cdpvs 14, 6, cr6, cr1, cr1, {3} │ │ │ │ │ - rsbvc r7, r1, #95 @ 0x5f │ │ │ │ │ + stmdavc pc!, {r0, r5, r6, r9, sl, fp, sp, lr}^ @ │ │ │ │ │ + cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ │ ldmdbvs r8!, {r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldrbvs r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ strbtvs r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - ldmdbvs r9!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + cmncc r9, #268435462 @ 0x10000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468e30 <__bss_end__@@Base+0xd6b780> │ │ │ │ │ - eorpl r6, r0, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468e38 <__bss_end__@@Base+0xd6b788> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ rsbvc r6, pc, pc, asr ip @ │ │ │ │ │ - stclcs 7, cr7, [pc, #-444]! @ 1468e5c <__bss_end__@@Base+0xd6b7ac> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + cmnvs lr, #29097984 @ 0x1bc0000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468e70 <__bss_end__@@Base+0xd6b7c0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468e78 <__bss_end__@@Base+0xd6b7c8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 7, cr7, [pc, #-444]! @ 1468e9c <__bss_end__@@Base+0xd6b7ec> │ │ │ │ │ + eorscs r2, r3, #3264 @ 0xcc0 │ │ │ │ │ strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ smceq 50710 @ 0xc616 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468eb0 <__bss_end__@@Base+0xd6b800> │ │ │ │ │ - eorcs r0, r8, #200704 @ 0x31000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468eb8 <__bss_end__@@Base+0xd6b808> │ │ │ │ │ + cmneq sp, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmpvs r6, pc, ror #28 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ cmnvs lr, #1556480 @ 0x17c000 │ │ │ │ │ ldclvs 13, cr6, [r0], #-444 @ 0xfffffe44 │ │ │ │ │ - strbvs r7, [r5, #-1125]! @ 0xfffffb9b │ │ │ │ │ + stmdavc r5!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468ef8 <__bss_end__@@Base+0xd6b848> │ │ │ │ │ - cmnvc lr, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468f00 <__bss_end__@@Base+0xd6b850> │ │ │ │ │ + teqeq pc, r1, lsr lr @ │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvc pc, #24832 @ 0x6100 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvc r7, [pc], #-1134 @ 14690ec <__bss_end__@@Base+0xd6ba3c> │ │ │ │ │ + ldrbvc r7, [pc], #-1134 @ 14690f4 <__bss_end__@@Base+0xd6ba44> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468f40 <__bss_end__@@Base+0xd6b890> │ │ │ │ │ - cmnvc r9, #-939524096 @ 0xc8000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468f48 <__bss_end__@@Base+0xd6b898> │ │ │ │ │ + rsbcs r6, lr, r2, lsr pc │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - strbtvs r6, [lr], #-1388 @ 0xfffffa94 │ │ │ │ │ + cmnvs r9, ip, ror #10 │ │ │ │ │ strbvs r6, [r5, #-2167]! @ 0xfffff789 │ │ │ │ │ rsbvc r5, r7, #108, 30 @ 0x1b0 │ │ │ │ │ - strbtcc r7, [r8], #-97 @ 0xffffff9f │ │ │ │ │ - eorscs r3, r2, r9, lsr r5 │ │ │ │ │ + stmdbvs r8!, {r0, r5, r6, ip, sp, lr}^ │ │ │ │ │ + teqeq pc, r4, ror lr @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468f88 <__bss_end__@@Base+0xd6b8d8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468f90 <__bss_end__@@Base+0xd6b8e0> │ │ │ │ │ + stcmi 15, cr6, [r0, #-204]! @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbscs r7, r2, r8, ror #6 │ │ │ │ │ - stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ + strbtvs r7, [lr], -r8, ror #6 │ │ │ │ │ + eorscs r2, r2, #7104 @ 0x1bc0 │ │ │ │ │ stclvs 5, cr7, [ip], #-408 @ 0xfffffe68 │ │ │ │ │ cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ - svcpl 0x00706d69 │ │ │ │ │ - cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ + rsbsvc r6, r0, #6720 @ 0x1a40 │ │ │ │ │ + cmpvc pc, #24832 @ 0x6100 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1468fd0 <__bss_end__@@Base+0xd6b920> │ │ │ │ │ - ldrbvc r7, [pc], #-1073 @ 146918c <__bss_end__@@Base+0xd6badc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1468fd8 <__bss_end__@@Base+0xd6b928> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbspl r6, r3, #24832 @ 0x6100 │ │ │ │ │ + cmnvs r3, r1, ror #24 │ │ │ │ │ rsbcc r6, r3, #110100480 @ 0x6900000 │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469010 <__bss_end__@@Base+0xd6b960> │ │ │ │ │ - cmnvs r9, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469018 <__bss_end__@@Base+0xd6b968> │ │ │ │ │ + strbtvc r6, [pc], #-3122 @ 14691d4 <__bss_end__@@Base+0xd6bb24> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ @ instruction: 0x665f7470 │ │ │ │ │ - cmnvs r5, #26880 @ 0x6900 │ │ │ │ │ - strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ + cmnvs r5, r9, ror #24 │ │ │ │ │ + stclvs 3, cr7, [pc, #-432]! @ 1469064 <__bss_end__@@Base+0xd6b9b4> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469060 <__bss_end__@@Base+0xd6b9b0> │ │ │ │ │ - cmnvs r6, r1, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469068 <__bss_end__@@Base+0xd6b9b8> │ │ │ │ │ + cmnvs sp, r1, lsr r9 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ mcrvs 13, 3, r6, cr9, cr15, {2} │ │ │ │ │ - bvc 2ec47dc <_edata@@Base+0xc717dc> │ │ │ │ │ + bvc 2ec47e4 <_edata@@Base+0xc717e4> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1802240 @ 0x1b8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469098 <__bss_end__@@Base+0xd6b9e8> │ │ │ │ │ - strbtvc r6, [r3], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14690a0 <__bss_end__@@Base+0xd6b9f0> │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - cmnvs r2, #461373440 @ 0x1b800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ rsbsvc r6, r2, #-1073741801 @ 0xc0000017 │ │ │ │ │ - rsbvs r7, r1, #1589248 @ 0x184000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r1, ror #18 │ │ │ │ │ + rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14690e0 <__bss_end__@@Base+0xd6ba30> │ │ │ │ │ - stcvs 8, cr2, [r2, #-204]! @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14690e8 <__bss_end__@@Base+0xd6ba38> │ │ │ │ │ + svcpl 0x00646533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbscs r7, r4, r0, ror r5 │ │ │ │ │ + ldrbtvc r7, [r4], #-1392 @ 0xfffffa90 │ │ │ │ │ rsbvc r6, sp, r2, ror r5 │ │ │ │ │ cmneq r4, r1, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469130 <__bss_end__@@Base+0xd6ba80> │ │ │ │ │ - @ instruction: 0x66746e33 │ │ │ │ │ - blvs 2d41830 <_edata@@Base+0xaee830> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469138 <__bss_end__@@Base+0xd6ba88> │ │ │ │ │ + cmnvc r3, #-872415232 @ 0xcc000000 │ │ │ │ │ + blvs 2d41838 <_edata@@Base+0xaee838> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - ldmdbcs r0!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ svcvs 0x00656763 │ │ │ │ │ ldmdbvs r3!, {r2, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 6, cr6, [pc, #-396]! @ 146917c <__bss_end__@@Base+0xd6bacc> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + cmnvs lr, #415236096 @ 0x18c00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469160 <__bss_end__@@Base+0xd6bab0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469168 <__bss_end__@@Base+0xd6bab8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + cmnvc r2, #460 @ 0x1cc │ │ │ │ │ + teqeq pc, r9, rrx │ │ │ │ │ strbvc r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00646563 │ │ │ │ │ @ instruction: 0x67627573 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14691a8 <__bss_end__@@Base+0xd6baf8> │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14691b0 <__bss_end__@@Base+0xd6bb00> │ │ │ │ │ + rsbvc r7, pc, #855638016 @ 0x33000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldclvs 3, cr7, [r0], #-416 @ 0xfffffe60 │ │ │ │ │ - cmnvs r9, #1862270976 @ 0x6f000000 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ subsvc r7, pc, #7929856 @ 0x790000 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14691e8 <__bss_end__@@Base+0xd6bb38> │ │ │ │ │ - svcpl 0x00746f31 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14693a8 <__bss_end__@@Base+0xd6bcf8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14691f0 <__bss_end__@@Base+0xd6bb40> │ │ │ │ │ + svcvs 0x00462031 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14693b0 <__bss_end__@@Base+0xd6bd00> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cmnvs r4, #100, 30 @ 0x190 │ │ │ │ │ ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + smcvs 38451 @ 0x9633 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469218 <__bss_end__@@Base+0xd6bb68> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469220 <__bss_end__@@Base+0xd6bb70> │ │ │ │ │ + stmdacs r0!, {r1, r4, r5, r9, sl, fp, sp} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbcs r7, r1, r2, ror #4 │ │ │ │ │ + rsbpl r7, r1, r2, ror #4 │ │ │ │ │ rsbvc r6, r3, #1073741851 @ 0x4000001b │ │ │ │ │ rsbsvc r6, r8, pc, ror #10 │ │ │ │ │ cmncc r4, r1, ror #28 │ │ │ │ │ - svcvs 0x0069736e │ │ │ │ │ + stcvs 14, cr3, [r2, #-196]! @ 0xffffff3c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469270 <__bss_end__@@Base+0xd6bbc0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469278 <__bss_end__@@Base+0xd6bbc8> │ │ │ │ │ + ldrtcc r2, [r5], #-50 @ 0xffffffce │ │ │ │ │ rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ teqeq pc, pc, ror #6 │ │ │ │ │ stclvs 6, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469290 <__bss_end__@@Base+0xd6bbe0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469298 <__bss_end__@@Base+0xd6bbe8> │ │ │ │ │ + @ instruction: 0x6e757a31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - eorscc r6, r3, #1776 @ 0x6f0 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ ldclvs 1, cr6, [r9], #-464 @ 0xfffffe30 │ │ │ │ │ - ldrbvc r7, [pc], #-623 @ 146947c <__bss_end__@@Base+0xd6bdcc> │ │ │ │ │ + ldrbvc r7, [pc], #-623 @ 1469484 <__bss_end__@@Base+0xd6bdd4> │ │ │ │ │ cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ svcpl 0x00657461 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnmi r3, #24832 @ 0x6100 │ │ │ │ │ - @ instruction: 0x732d6968 │ │ │ │ │ + rsbsvc r6, r3, #24832 @ 0x6100 │ │ │ │ │ + eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14692e8 <__bss_end__@@Base+0xd6bc38> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14692f0 <__bss_end__@@Base+0xd6bc40> │ │ │ │ │ + @ instruction: 0x36206532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-404]! @ 1469334 <__bss_end__@@Base+0xd6bc84> │ │ │ │ │ - @ instruction: 0x61206f33 │ │ │ │ │ + ldrbvc r7, [r3, #-869]! @ 0xfffffc9b │ │ │ │ │ + bvc 2ec4658 <_edata@@Base+0xc71658> │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00705f6e │ │ │ │ │ - ldmdbvs r7!, {r2, r3, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ + stmdacs r0!, {r2, r3, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469330 <__bss_end__@@Base+0xd6bc80> │ │ │ │ │ - cmneq r4, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469338 <__bss_end__@@Base+0xd6bc88> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, lr, ror #10 │ │ │ │ │ + stmdbvc ip!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r5, #6488064 @ 0x630000 │ │ │ │ │ strbtvc r5, [pc], -fp, ror #30 │ │ │ │ │ cmnvs ip, r5, ror #4 │ │ │ │ │ - ldmdacs r3!, {r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbvc r7, [pc, #-880] @ 14691bc <__bss_end__@@Base+0xd6bb0c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469378 <__bss_end__@@Base+0xd6bcc8> │ │ │ │ │ - eorcs r7, r2, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469380 <__bss_end__@@Base+0xd6bcd0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - rsbvs r6, r1, #461373440 @ 0x1b800000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #10 │ │ │ │ │ + strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ strbtvs r7, [r5], #-626 @ 0xfffffd8e │ │ │ │ │ smceq 22069 @ 0x5635 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14693b8 <__bss_end__@@Base+0xd6bd08> │ │ │ │ │ - ldmdacc r4!, {r0, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14693c0 <__bss_end__@@Base+0xd6bd10> │ │ │ │ │ + ldrbtvc r6, [r0], #-3889 @ 0xfffff0cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcpl 0x00646461 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14693f8 <__bss_end__@@Base+0xd6bd48> │ │ │ │ │ - strbtvc r6, [pc], #-3123 @ 14695b4 <__bss_end__@@Base+0xd6bf04> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469400 <__bss_end__@@Base+0xd6bd50> │ │ │ │ │ + mcrvs 2, 2, r2, cr9, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ @ instruction: 0x6d6d7973 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbvs r7, r1, #99 @ 0x63 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r3, rrx │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469440 <__bss_end__@@Base+0xd6bd90> │ │ │ │ │ - rsbvc r6, r2, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469448 <__bss_end__@@Base+0xd6bd98> │ │ │ │ │ + svcvs 0x00742032 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - eorscc r3, r0, r2, lsr r7 │ │ │ │ │ + rsbsvs r6, r2, #460 @ 0x1cc │ │ │ │ │ + rsbcs r6, ip, r5, ror ip │ │ │ │ │ stmdbvs r4!, {r0, r1, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ rsbvc r7, r5, r3, ror r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469480 <__bss_end__@@Base+0xd6bdd0> │ │ │ │ │ - mcrvs 12, 3, r6, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469488 <__bss_end__@@Base+0xd6bdd8> │ │ │ │ │ + mcrvs 2, 3, r7, cr9, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1982464 @ 0x1e4000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvs r6, [r5, #-2170]! @ 0xfffff786 │ │ │ │ │ teqeq pc, r6, ror lr @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14694c8 <__bss_end__@@Base+0xd6be18> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14694d0 <__bss_end__@@Base+0xd6be20> │ │ │ │ │ + rsbvc r7, r1, #51 @ 0x33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - cmnvs lr, #101376 @ 0x18c00 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + vnmulvs.f64 d22, d1, d19 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stmdbvs r7!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ subsvs r6, pc, #1776 @ 0x6f0 │ │ │ │ │ strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ strbvs r7, [r9, #-609]! @ 0xfffffd9f │ │ │ │ │ ldclvs 15, cr5, [r0], #-460 @ 0xfffffe34 │ │ │ │ │ - rsbsvc r7, r0, #-738197503 @ 0xd4000001 │ │ │ │ │ + ldmdacs r3!, {r0, r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469518 <__bss_end__@@Base+0xd6be68> │ │ │ │ │ - cmneq r0, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469520 <__bss_end__@@Base+0xd6be70> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ rsbvc r6, r1, r4, ror #26 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ strbtvs r7, [r9], #-1887 @ 0xfffff8a1 │ │ │ │ │ - stclvs 8, cr6, [r1], #-464 @ 0xfffffe30 │ │ │ │ │ - rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ + mcrcs 8, 3, r6, cr1, cr4, {3} │ │ │ │ │ + svcvs 0x00666e69 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469560 <__bss_end__@@Base+0xd6beb0> │ │ │ │ │ - ldrbvs r6, [r4, #-3634]! @ 0xfffff1ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469568 <__bss_end__@@Base+0xd6beb8> │ │ │ │ │ + ldmdbcs r8!, {r1, r4, r5, r9, sl, ip, sp} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvc r2!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469598 <__bss_end__@@Base+0xd6bee8> │ │ │ │ │ - ldrbtvc r7, [r3], #-561 @ 0xfffffdcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14695a0 <__bss_end__@@Base+0xd6bef0> │ │ │ │ │ + eorscc r3, r5, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - blvs 2d4513c <_edata@@Base+0xaf213c> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ + eorcs r7, r2, r4, ror r3 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ svcpl 0x00726567 │ │ │ │ │ svcvs 0x00636564 │ │ │ │ │ ldrbvs r6, [pc], -r4, ror #10 │ │ │ │ │ strbtvc r6, [r1], #-3948 @ 0xfffff094 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + strbtvc r7, [r3], #-1330 @ 0xffffface │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14695f0 <__bss_end__@@Base+0xd6bf40> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14695f8 <__bss_end__@@Base+0xd6bf48> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldmdbvs r3!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ + strbtvs r7, [pc], #-562 @ 14697dc <__bss_end__@@Base+0xd6c12c> │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ cmnvs r1, #105906176 @ 0x6500000 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469638 <__bss_end__@@Base+0xd6bf88> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469640 <__bss_end__@@Base+0xd6bf90> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldmdbcs r4!, {r0, r1, r4, r5, r6, r8, r9, ip, sp} │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ rsbvc r7, r1, #50 @ 0x32 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469680 <__bss_end__@@Base+0xd6bfd0> │ │ │ │ │ - cmnvc r4, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469688 <__bss_end__@@Base+0xd6bfd8> │ │ │ │ │ + svcvs 0x006f7232 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ + strbvc r7, [lr, #-869]! @ 0xfffffc9b │ │ │ │ │ ldrbtvc r6, [r2], #-368 @ 0xfffffe90 │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr2, {1} │ │ │ │ │ - ldmdbvs r2!, {r2, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + strbvc r6, [ip, #-3956]! @ 0xfffff08c │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14696c8 <__bss_end__@@Base+0xd6c018> │ │ │ │ │ - cmnvs r5, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14696d0 <__bss_end__@@Base+0xd6c020> │ │ │ │ │ + teqcc r0, r2, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + cmnvs sp, r5, ror #6 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpvs pc, #6619136 @ 0x650000 │ │ │ │ │ rsbvc r6, pc, #28416 @ 0x6f00 │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ - mrcvs 1, 1, r3, cr14, cr12, {1} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + eorsvs r3, lr, #60, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469718 <__bss_end__@@Base+0xd6c068> │ │ │ │ │ - subsvc r6, pc, r3, lsr pc @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469720 <__bss_end__@@Base+0xd6c070> │ │ │ │ │ + uqasxvc r6, ip, r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 1469758 <__bss_end__@@Base+0xd6c0a8> │ │ │ │ │ - eorcs r3, r2, r3, lsr r3 │ │ │ │ │ + strbtvc r7, [lr], -r8, ror #6 │ │ │ │ │ + rsbscs r7, r4, r5, ror #4 │ │ │ │ │ rsbvs r6, ip, #104, 18 @ 0x1a0000 │ │ │ │ │ svcpl 0x00747265 │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - cdpvs 8, 6, cr7, cr7, cr9, {3} │ │ │ │ │ + rsbcs r7, r3, r9, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469760 <__bss_end__@@Base+0xd6c0b0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469768 <__bss_end__@@Base+0xd6c0b8> │ │ │ │ │ + rsbcs r6, fp, #-872415232 @ 0xcc000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1589248 @ 0x184000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ stmdbvs r4!, {r0, r6, sl, sp, lr}^ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14697a8 <__bss_end__@@Base+0xd6c0f8> │ │ │ │ │ - rsbvc r6, pc, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14697b0 <__bss_end__@@Base+0xd6c100> │ │ │ │ │ + mcrcs 13, 3, r6, cr1, cr1, {1} │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdbmi r2!, {r0, r1, r4, r5, fp, sp} │ │ │ │ │ ldrbtvc r6, [r3], #-3949 @ 0xfffff093 │ │ │ │ │ @ instruction: 0x67656e5f │ │ │ │ │ strbtvc r7, [r9], -r1, ror #8 │ │ │ │ │ stclvs 15, cr5, [r6], #-404 @ 0xfffffe6c │ │ │ │ │ - svcvs 0x0074616f │ │ │ │ │ - ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ + ldrbtpl r6, [r4], -pc, ror #2 │ │ │ │ │ + eorcs r4, r2, r4, asr fp │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14697e8 <__bss_end__@@Base+0xd6c138> │ │ │ │ │ - teqeq pc, r1, lsr sp @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14697f0 <__bss_end__@@Base+0xd6c140> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + strbtvc r7, [lr], #-1395 @ 0xfffffa8d │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ ldrbvs r6, [r2, #-368]! @ 0xfffffe90 │ │ │ │ │ - rsbcs r6, r5, r4, ror pc │ │ │ │ │ - ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 15, cr6, [lr, #-464]! @ 0xfffffe30 │ │ │ │ │ + cdpvs 14, 7, cr6, cr4, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469830 <__bss_end__@@Base+0xd6c180> │ │ │ │ │ - rsbsvc r6, r7, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469838 <__bss_end__@@Base+0xd6c188> │ │ │ │ │ + ldmdbcc r8!, {r1, r4, r5, r8, ip, sp} │ │ │ │ │ ldrbvs r6, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ │ eorpl r6, r0, #116, 30 @ 0x1d0 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - svcvs 0x0069656c │ │ │ │ │ + cdpvs 5, 6, cr6, cr15, cr12, {3} │ │ │ │ │ ldmdavs r3!, {r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs r4!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cdpvs 5, 7, cr6, cr3, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r3, #415236096 @ 0x18c00000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469868 <__bss_end__@@Base+0xd6c1b8> │ │ │ │ │ - rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469870 <__bss_end__@@Base+0xd6c1c0> │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - stmdacs r0!, {r0, r1, r4, r5, r6, r9, sl, fp, sp} │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ teqvc r5, #1828716544 @ 0x6d000000 │ │ │ │ │ teqeq pc, r5, ror sp @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14698b0 <__bss_end__@@Base+0xd6c200> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14698b8 <__bss_end__@@Base+0xd6c208> │ │ │ │ │ + rsbsvc r7, r0, #3342336 @ 0x330000 │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - smcvs 53801 @ 0xd229 │ │ │ │ │ + @ instruction: 0x6e6f6979 │ │ │ │ │ @ instruction: 0x6c6e6962 │ │ │ │ │ cmneq r4, r9, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14698f0 <__bss_end__@@Base+0xd6c240> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14698f8 <__bss_end__@@Base+0xd6c248> │ │ │ │ │ + mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x31203067 │ │ │ │ │ strbvs r6, [r4, #-3938]! @ 0xfffff09e │ │ │ │ │ qdsubvs r7, pc, r8 @ │ │ │ │ │ - ldclvs 5, cr6, [r9], #-460 @ 0xfffffe34 │ │ │ │ │ - stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + mcrvs 5, 3, r6, cr1, cr3, {3} │ │ │ │ │ + rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469940 <__bss_end__@@Base+0xd6c290> │ │ │ │ │ - strbvs r6, [ip, #-562]! @ 0xfffffdce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469948 <__bss_end__@@Base+0xd6c298> │ │ │ │ │ + teqeq pc, r2, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r4, #-3938]! @ 0xfffff09e │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ subsvs r7, pc, #1912602624 @ 0x72000000 │ │ │ │ │ strbtvs r5, [r1], #-3961 @ 0xfffff087 │ │ │ │ │ cdpvs 15, 6, cr6, cr9, cr10, {3} │ │ │ │ │ - rsbscs r6, r2, r4, ror pc │ │ │ │ │ - strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ + mcrvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ + @ instruction: 0x6c616974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469988 <__bss_end__@@Base+0xd6c2d8> │ │ │ │ │ - svcvs 0x00697432 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469990 <__bss_end__@@Base+0xd6c2e0> │ │ │ │ │ + rsbcs r6, r6, r2, lsr pc │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ strbvs r6, [ip, #-2420]! @ 0xfffff68c │ │ │ │ │ strbvs r7, [fp, #-863]! @ 0xfffffca1 │ │ │ │ │ cmnvc r5, #1904 @ 0x770 │ │ │ │ │ - vstmdbvs r9!, {s15-s129} │ │ │ │ │ - rsbcs r7, r8, r5, ror r4 │ │ │ │ │ + mrcvs 1, 1, r3, cr14, cr3, {3} │ │ │ │ │ + rsbvc r6, r5, #7488 @ 0x1d40 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14699e8 <__bss_end__@@Base+0xd6c338> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14699f0 <__bss_end__@@Base+0xd6c340> │ │ │ │ │ + ldmdbvs r8!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-396]! @ 1469a54 <__bss_end__@@Base+0xd6c3a4> │ │ │ │ │ + ldrbtvc r7, [r3], #-2355 @ 0xfffff6cd │ │ │ │ │ svcvs 0x00707865 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - mcrvs 5, 3, r6, cr15, cr10, {3} │ │ │ │ │ + cmpvs r6, sl, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469a40 <__bss_end__@@Base+0xd6c390> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469a48 <__bss_end__@@Base+0xd6c398> │ │ │ │ │ + rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbtvc r6, [r2], #-355 @ 0xfffffe9d │ │ │ │ │ teqeq pc, r1, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469a88 <__bss_end__@@Base+0xd6c3d8> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469a90 <__bss_end__@@Base+0xd6c3e0> │ │ │ │ │ + teqeq pc, r1, lsr r6 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + cmnvs r0, ip, ror #2 │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ teqeq pc, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469ad0 <__bss_end__@@Base+0xd6c420> │ │ │ │ │ - cmneq r4, r3, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469ad8 <__bss_end__@@Base+0xd6c428> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2ec4e18 <_edata@@Base+0xc71e18> │ │ │ │ │ + bvc 2ec4e20 <_edata@@Base+0xc71e20> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - vmovvs.8 d15[6], r4 │ │ │ │ │ + cmpvs r6, r4, asr fp │ │ │ │ │ @ instruction: 0x775f7274 │ │ │ │ │ svcpl 0x006e7261 │ │ │ │ │ rsbsvc r6, r8, r6, ror #10 │ │ │ │ │ - rsbscs r6, r3, r2, ror r5 │ │ │ │ │ + stmdbvc ip!, {r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469b08 <__bss_end__@@Base+0xd6c458> │ │ │ │ │ - ldmdbvs r3!, {r1, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469b10 <__bss_end__@@Base+0xd6c460> │ │ │ │ │ + teqeq pc, r2, lsr lr @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + strbvs r6, [lr, -r9, ror #30]! │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldrbtvc r6, [r3], #-1375 @ 0xfffffaa1 │ │ │ │ │ strbtvc r6, [r1], #-3433 @ 0xfffff297 │ │ │ │ │ cmpvs pc, r5, ror #6 │ │ │ │ │ svcvs 0x00727070 │ │ │ │ │ smcvs 54936 @ 0xd698 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, sl, sp, lr} │ │ │ │ │ + ldmdbvs r4!, {r2, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469b68 <__bss_end__@@Base+0xd6c4b8> │ │ │ │ │ - strbtvc r6, [r9], #-819 @ 0xfffffccd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469b70 <__bss_end__@@Base+0xd6c4c0> │ │ │ │ │ + @ instruction: 0x66696c33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - ldrtcc r3, [r4], -r0, lsr #4 │ │ │ │ │ + ldmdbvc r3!, {r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ mrcvs 1, 3, r6, cr2, cr7, {3} │ │ │ │ │ cmnvc r7, #1680 @ 0x690 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469ba8 <__bss_end__@@Base+0xd6c4f8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469bb0 <__bss_end__@@Base+0xd6c500> │ │ │ │ │ + mcrcs 2, 1, r2, cr0, cr3, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - strbvs r7, [pc, -r5, ror #4]! │ │ │ │ │ + strbvc r7, [pc, -r5, ror #4]! │ │ │ │ │ svcvs 0x0072657a │ │ │ │ │ teqeq pc, r1, ror #28 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469be8 <__bss_end__@@Base+0xd6c538> │ │ │ │ │ - stmdbvs ip!, {r0, r4, r5, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469bf0 <__bss_end__@@Base+0xd6c540> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + smcvc 50995 @ 0xc733 │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ mrrcvs 8, 6, r7, pc, cr5 @ │ │ │ │ │ stclvs 2, cr6, [r5], #-388 @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469c30 <__bss_end__@@Base+0xd6c580> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469c38 <__bss_end__@@Base+0xd6c588> │ │ │ │ │ + stclvs 8, cr7, [r9, #-204]! @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - strbtvc r7, [r9], #-872 @ 0xfffffc98 │ │ │ │ │ - ldrbtvc r6, [r9], #-613 @ 0xfffffd9b │ │ │ │ │ + svcvs 0x00697368 │ │ │ │ │ + svcvs 0x0074206e │ │ │ │ │ cmnvs r1, #108003328 @ 0x6700000 │ │ │ │ │ cmneq r2, r4, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469c70 <__bss_end__@@Base+0xd6c5c0> │ │ │ │ │ - ldmdbvs r8!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469c78 <__bss_end__@@Base+0xd6c5c8> │ │ │ │ │ + stmdbmi r0!, {r0, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + svcvs 0x00736c61 │ │ │ │ │ cmnvs r3, r4, ror #6 │ │ │ │ │ cmneq r2, ip, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469cb0 <__bss_end__@@Base+0xd6c600> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469cb8 <__bss_end__@@Base+0xd6c608> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 1469e98 <__bss_end__@@Base+0xd6c7e8> │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + eorcs r6, r2, r3, ror r5 │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 1469ea0 <__bss_end__@@Base+0xd6c7f0> │ │ │ │ │ cmnvs r5, pc, asr r2 │ │ │ │ │ rsbvc r7, r1, #108 @ 0x6c │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ 1469cdc <__bss_end__@@Base+0xd6c62c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469cf8 <__bss_end__@@Base+0xd6c648> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 1469eb8 <__bss_end__@@Base+0xd6c808> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469d00 <__bss_end__@@Base+0xd6c650> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 1469ec0 <__bss_end__@@Base+0xd6c810> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvs r7, [pc], -ip, ror #10 │ │ │ │ │ svcvs 0x00746361 │ │ │ │ │ - strtpl r7, [r0], #-626 @ 0xfffffd8e │ │ │ │ │ - rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ + rsbvc r6, r5, #29884416 @ 0x1c80000 │ │ │ │ │ + eorcs r2, lr, r2, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469d28 <__bss_end__@@Base+0xd6c678> │ │ │ │ │ - mcrvs 15, 3, r6, cr7, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469d30 <__bss_end__@@Base+0xd6c680> │ │ │ │ │ + eorscs r2, r3, #3264 @ 0xcc0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - rsbvc r5, r1, #101711872 @ 0x6100000 │ │ │ │ │ - stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ + stclvs 8, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + cdpvs 14, 6, cr2, cr9, cr1, {3} │ │ │ │ │ mcrvs 15, 3, r6, cr9, cr0, {3} │ │ │ │ │ ldmdbvc r4!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stccc 5, cr6, [r0], #-448 @ 0xfffffe40 │ │ │ │ │ - rsbvc r3, r5, #784 @ 0x310 │ │ │ │ │ + stmdbcc r5!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469d78 <__bss_end__@@Base+0xd6c6c8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469d80 <__bss_end__@@Base+0xd6c6d0> │ │ │ │ │ + stcmi 4, cr6, [r0, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcpl 0x006c6374 │ │ │ │ │ rsbsvc r7, r4, pc, ror #10 │ │ │ │ │ - stclcs 4, cr7, [pc, #-468]! @ 1469d8c <__bss_end__@@Base+0xd6c6dc> │ │ │ │ │ - beq 1eb4428 <__bss_end__@@Base+0x17b6d78> │ │ │ │ │ + rsbvc r7, r5, #1962934272 @ 0x75000000 │ │ │ │ │ + strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469db8 <__bss_end__@@Base+0xd6c708> │ │ │ │ │ - ldrbvs r6, [r0, #-3890]! @ 0xfffff0ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469dc0 <__bss_end__@@Base+0xd6c710> │ │ │ │ │ + svcvs 0x00667332 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ 1469a2e <__bss_end__@@Base+0xd6c37e> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 1469a36 <__bss_end__@@Base+0xd6c386> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ @ instruction: 0x676e6172 │ │ │ │ │ teqeq pc, r5, ror #28 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469e08 <__bss_end__@@Base+0xd6c758> │ │ │ │ │ - strbtvc r4, [lr], #-2354 @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469e10 <__bss_end__@@Base+0xd6c760> │ │ │ │ │ + rsbscs r7, r3, #-939524096 @ 0xc8000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r6!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x7669635f │ │ │ │ │ + rsbcs r7, r1, #-1946157055 @ 0x8c000001 │ │ │ │ │ + stmdacs r0!, {r5, r9, sl, fp, sp} │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ mrrcvs 13, 6, r6, pc, cr15 @ │ │ │ │ │ svcvs 0x006e676f │ │ │ │ │ stclvs 13, cr6, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469e60 <__bss_end__@@Base+0xd6c7b0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469e68 <__bss_end__@@Base+0xd6c7b8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 1469e74 <__bss_end__@@Base+0xd6c7c4> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 1469e7c <__bss_end__@@Base+0xd6c7cc> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cdpcs 15, 7, cr6, cr2, cr5, {3} │ │ │ │ │ - svcvs 0x00666e69 │ │ │ │ │ + strbvs r6, [r6, -r5, ror #4]! │ │ │ │ │ + teqeq pc, r3, ror lr @ │ │ │ │ │ ldclvs 5, cr6, [r2, #-448]! @ 0xfffffe40 │ │ │ │ │ cmnvs r9, #2080374785 @ 0x7c000001 │ │ │ │ │ - ldmdbvs r3!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r3, #-432]! @ 0xfffffe50 │ │ │ │ │ + strbtvc r7, [r5], #-1075 @ 0xfffffbcd │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469ea0 <__bss_end__@@Base+0xd6c7f0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469ea8 <__bss_end__@@Base+0xd6c7f8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - subsvc r6, pc, r3, ror r8 @ │ │ │ │ │ - rsbvc r6, r7, #456 @ 0x1c8 │ │ │ │ │ + eorscs r6, r6, r3, ror sp │ │ │ │ │ + eorscc r3, r9, r1, lsr r1 │ │ │ │ │ strbtvs r6, [r5], -r3, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ - ldmdbvs r8!, {r0, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 8, cr7, [pc, #-420]! @ 1469efc <__bss_end__@@Base+0xd6c84c> │ │ │ │ │ + rsbscs r7, r3, r3, lsr r2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469ef0 <__bss_end__@@Base+0xd6c840> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469ef8 <__bss_end__@@Base+0xd6c848> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + cmnvs r1, r2, ror #4 │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ - ldrbvs r6, [pc, #-1398] @ 1469b76 <__bss_end__@@Base+0xd6c4c6> │ │ │ │ │ - cmnvs r5, #100, 14 @ 0x1900000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + ldrbvs r6, [pc, #-1398] @ 1469b7e <__bss_end__@@Base+0xd6c4ce> │ │ │ │ │ + cdpvs 7, 6, cr6, cr5, cr4, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469f48 <__bss_end__@@Base+0xd6c898> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469f50 <__bss_end__@@Base+0xd6c8a0> │ │ │ │ │ + @ instruction: 0x6d6d7933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 1469f90 <__bss_end__@@Base+0xd6c8e0> │ │ │ │ │ + @ instruction: 0x37362032 │ │ │ │ │ mcrvs 12, 3, r6, cr1, cr10, {3} │ │ │ │ │ teqeq pc, r7, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469f88 <__bss_end__@@Base+0xd6c8d8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469f90 <__bss_end__@@Base+0xd6c8e0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + fstmdbxcs pc!, {d22-d70} @ Deprecated │ │ │ │ │ + cmnvs r1, #49 @ 0x31 │ │ │ │ │ rsbeq r7, r9, r0, ror r5 │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 1469fc8 <__bss_end__@@Base+0xd6c918> │ │ │ │ │ - cmnvc lr, #50, 30 @ 0xc8 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 1469fd0 <__bss_end__@@Base+0xd6c920> │ │ │ │ │ + cmneq r0, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ ldmdbvs r2!, {r0, r3, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 146a008 <__bss_end__@@Base+0xd6c958> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 146a010 <__bss_end__@@Base+0xd6c960> │ │ │ │ │ + @ instruction: 0x37343032 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ - strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ - strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ - cdpvs 13, 5, cr6, cr15, cr15, {3} │ │ │ │ │ - strbtvc r6, [r1], #-1893 @ 0xfffff89b │ │ │ │ │ - svcpl 0x00657669 │ │ │ │ │ - svcvs 0x006e6962 │ │ │ │ │ - @ instruction: 0x6c61696d │ │ │ │ │ + ldrbtvs r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 146a048 <__bss_end__@@Base+0xd6c998> │ │ │ │ │ + teqeq pc, r2, lsr pc @ │ │ │ │ │ vsubl.s8 q9, d13, d1 │ │ │ │ │ strmi r0, [r3], -r0, lsl #4 │ │ │ │ │ mulsle r0, r0, r2 │ │ │ │ │ biccc pc, ip, r4, asr #12 │ │ │ │ │ smlalbtne pc, r8, r0, r2 @ │ │ │ │ │ sbccc pc, r8, ip, asr #12 │ │ │ │ │ rsbeq pc, pc, r0, asr #5 │ │ │ │ │ @@ -3294914,20 +3294914,20 @@ │ │ │ │ │ adcseq r9, pc, r0, ror #4 │ │ │ │ │ sbceq r7, r3, r8, lsr #11 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ tsteq sp, r0, asr #29 │ │ │ │ │ tsteq sp, r8, lsr #30 │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ adcseq r2, r4, r0, asr #3 │ │ │ │ │ - adcseq sl, sp, r8, lsl #30 │ │ │ │ │ + adcseq sl, sp, r0, lsr pc │ │ │ │ │ adcseq r1, r4, r8, lsl #10 │ │ │ │ │ @ instruction: 0x011d7090 │ │ │ │ │ tsteq sp, r0, ror #1 │ │ │ │ │ tsteq sp, r0, lsr #2 │ │ │ │ │ - umlalseq r9, fp, r0, r9 │ │ │ │ │ + ldrhteq r9, [fp], r8 │ │ │ │ │ sbceq r7, r3, r0, lsl #11 │ │ │ │ │ tsteq sp, r0, lsl #4 │ │ │ │ │ strdeq r3, [r0], #88 @ 0x58 │ │ │ │ │ tsteq sp, r0, ror r2 │ │ │ │ │ adcseq sl, r3, r0, lsl #1 │ │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ │ tsteq sp, r0, lsl #7 │ │ │ │ │ @@ -3295015,15 +3295015,15 @@ │ │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ │ tsteq sp, r8, ror #28 │ │ │ │ │ tsteq sp, r0, lsr #29 │ │ │ │ │ tsteq sp, r8, ror #29 │ │ │ │ │ tsteq sp, r0, asr #30 │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ umlalseq lr, r3, r0, r9 │ │ │ │ │ - adcseq r9, sl, r8, lsr #6 │ │ │ │ │ + adcseq r9, sl, r0, asr r3 │ │ │ │ │ sbceq r2, r3, r0, lsl #11 │ │ │ │ │ strheq r4, [r3], #32 │ │ │ │ │ @ instruction: 0x01518698 │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ sbceq r1, r3, r0, lsr #27 │ │ │ │ │ sbceq r0, r3, r0, asr #28 │ │ │ │ │ ldrdeq pc, [r0], #80 @ 0x50 │ │ │ │ │ @@ -3295049,17 +3295049,17 @@ │ │ │ │ │ ldrdeq r9, [r1], #240 @ 0xf0 │ │ │ │ │ ldrsbteq r9, [pc], r0 │ │ │ │ │ adcseq r2, r4, r8, lsr #1 │ │ │ │ │ sbcseq r4, r4, r0, lsr r5 │ │ │ │ │ ldrdeq sl, [r3], #200 @ 0xc8 │ │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ │ rscseq r8, r9, r0, lsr r5 │ │ │ │ │ - umlalseq r9, sl, r0, lr │ │ │ │ │ + adcseq r9, sl, r8, lsl #30 │ │ │ │ │ sbceq r2, r3, r8, asr pc │ │ │ │ │ - umlalseq r9, pc, r0, lr @ │ │ │ │ │ + adcseq r9, pc, r8, lsl #30 │ │ │ │ │ sbceq r6, r1, r0, lsl ip │ │ │ │ │ @ instruction: 0x011dabd0 │ │ │ │ │ tsteq sp, r8, lsl #24 │ │ │ │ │ tsteq sp, r8, ror #24 │ │ │ │ │ tsteq sp, r8, lsl #26 │ │ │ │ │ tsteq sp, r0, ror #27 │ │ │ │ │ tsteq sp, r8, lsl lr │ │ │ │ │ @@ -3295067,21 +3295067,21 @@ │ │ │ │ │ @ instruction: 0x011dae98 │ │ │ │ │ tsteq sp, r0, asr #30 │ │ │ │ │ tsteq sp, r0, lsl #31 │ │ │ │ │ @ instruction: 0x011dafd8 │ │ │ │ │ tsteq sp, r0, asr #1 │ │ │ │ │ ldrsheq fp, [sp, -r8] │ │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ │ - adcseq ip, pc, r8, lsr ip @ │ │ │ │ │ + adcseq ip, pc, r0, ror #24 │ │ │ │ │ sbceq r6, r1, r0, lsr sl │ │ │ │ │ - adcseq sl, ip, r8, asr r5 │ │ │ │ │ + adcseq sl, ip, r0, lsl #11 │ │ │ │ │ strdeq r7, [r1], #48 @ 0x30 │ │ │ │ │ sbceq r0, r0, r0, lsr #7 │ │ │ │ │ sbceq r8, r1, r8, asr pc │ │ │ │ │ - adcseq sl, sp, r8, lsr r7 │ │ │ │ │ + ldrsbteq sl, [sp], r8 │ │ │ │ │ adcseq r2, r4, r0, asr #13 │ │ │ │ │ adcseq pc, pc, r8, lsr #1 │ │ │ │ │ adcseq lr, r3, r0, lsr sl │ │ │ │ │ @ instruction: 0x01518b98 │ │ │ │ │ @ instruction: 0x011db4f8 │ │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ │ tsteq sp, r0, lsl #12 │ │ │ │ │ @@ -3295105,15 +3295105,15 @@ │ │ │ │ │ tsteq sp, r0, ror ip │ │ │ │ │ adcseq r1, r4, r8, lsl r9 │ │ │ │ │ strheq sl, [r2], #192 @ 0xc0 │ │ │ │ │ strheq r6, [r2], #192 @ 0xc0 │ │ │ │ │ tsteq sp, r0, lsl #27 │ │ │ │ │ @ instruction: 0x011dbdd8 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ │ tsteq sp, r8, lsl #31 │ │ │ │ │ @ instruction: 0x011dbfd0 │ │ │ │ │ sbceq lr, r0, r8, lsl #30 │ │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ │ tsteq sp, r0, lsr #1 │ │ │ │ │ sbceq r6, r1, r0, ror #29 │ │ │ │ │ @@ -3295139,141 +3295139,141 @@ │ │ │ │ │ adcseq r8, pc, r8, lsl #25 │ │ │ │ │ strdeq ip, [r1], #88 @ 0x58 │ │ │ │ │ umlalseq r9, fp, r0, lr │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ strheq ip, [r1], #152 @ 0x98 │ │ │ │ │ adcseq sp, pc, r0, lsl r7 @ │ │ │ │ │ strheq r1, [r0], #232 @ 0xe8 │ │ │ │ │ - umlalseq r4, pc, r8, fp @ │ │ │ │ │ + adcseq r4, pc, r0, asr #23 │ │ │ │ │ cmpeq r1, r0, ror #24 │ │ │ │ │ - adcseq sp, pc, r8, asr #27 │ │ │ │ │ + adcseq sp, pc, r8, lsl lr @ │ │ │ │ │ cmpeq r1, r8, lsl #25 │ │ │ │ │ adcseq pc, pc, r0, asr #8 │ │ │ │ │ ldrheq r8, [r1, #-192] @ 0xffffff40 │ │ │ │ │ - sbceq r2, r0, r8, lsl #20 │ │ │ │ │ + sbceq r2, r0, r0, lsr sl │ │ │ │ │ ldrsbeq r8, [r1, #-200] @ 0xffffff38 │ │ │ │ │ sbceq r3, r3, r8, ror sp │ │ │ │ │ sbceq r1, r0, r8, asr #17 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ sbceq ip, r1, r8, lsr r2 │ │ │ │ │ ldrdeq r1, [r0], #200 @ 0xc8 │ │ │ │ │ sbceq r0, r0, r0, ror #24 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ adcseq sl, ip, r8, ror #13 │ │ │ │ │ cmpeq r1, r0, asr sp │ │ │ │ │ ldrshteq r9, [pc], r0 │ │ │ │ │ - adcseq ip, pc, r0, asr #8 │ │ │ │ │ + umlalseq ip, pc, r0, r4 @ │ │ │ │ │ sbceq r2, r0, r8, asr #22 │ │ │ │ │ cmpeq r1, r8, ror sp │ │ │ │ │ adcseq sl, ip, r8, ror r3 │ │ │ │ │ - adcseq fp, pc, r8, lsr #26 │ │ │ │ │ + adcseq fp, pc, r0, asr sp @ │ │ │ │ │ cmpeq r1, r0, lsr #27 │ │ │ │ │ adcseq lr, pc, r8, lsl #10 │ │ │ │ │ adcseq r8, pc, r0, asr #3 │ │ │ │ │ adcseq sp, pc, r8, asr #22 │ │ │ │ │ - adcseq r8, pc, r0, lsl #1 │ │ │ │ │ + adcseq r8, pc, r8, lsr #1 │ │ │ │ │ sbceq sl, r1, r0, asr #3 │ │ │ │ │ adcseq sl, pc, r0, lsr #22 │ │ │ │ │ sbceq r7, r1, r8, lsr #11 │ │ │ │ │ - adcseq sl, sp, r0, ror #14 │ │ │ │ │ + ldrhteq sl, [sp], r0 │ │ │ │ │ sbceq fp, r1, r0, lsr #12 │ │ │ │ │ adcseq fp, pc, r0, lsl #6 │ │ │ │ │ cmpeq r1, r8, asr #27 │ │ │ │ │ sbceq ip, r1, r8, lsr #6 │ │ │ │ │ sbceq r3, r0, r0, lsr #12 │ │ │ │ │ sbceq r7, r1, r0, lsl #21 │ │ │ │ │ adcseq r9, fp, r8, lsl lr │ │ │ │ │ adcseq r2, r4, r0, lsl #16 │ │ │ │ │ adcseq pc, r3, r8, lsr #1 │ │ │ │ │ sbceq r1, r0, r0, ror #9 │ │ │ │ │ - adcseq r9, pc, r8, lsl r9 @ │ │ │ │ │ + adcseq r9, pc, r8, ror #18 │ │ │ │ │ ldrsheq r8, [r1, #-208] @ 0xffffff30 │ │ │ │ │ adcseq pc, pc, r8, lsl r9 @ │ │ │ │ │ cmpeq r1, r8, lsl lr │ │ │ │ │ adcseq r8, pc, r0, ror #4 │ │ │ │ │ - sbceq r8, r1, r8, ror #23 │ │ │ │ │ + sbceq r8, r1, r8, lsl #25 │ │ │ │ │ adcseq sl, ip, r0, lsl r7 │ │ │ │ │ sbceq r8, r1, r0, asr #8 │ │ │ │ │ adcseq sl, sp, r8, lsr #26 │ │ │ │ │ sbceq r8, r1, r0, lsr r0 │ │ │ │ │ ldrdeq r1, [r0], #160 @ 0xa0 │ │ │ │ │ - adcseq pc, pc, r8 │ │ │ │ │ + adcseq pc, pc, r0, lsr r0 @ │ │ │ │ │ sbceq fp, r1, r0, lsl #11 │ │ │ │ │ adcseq ip, pc, r0, lsl r2 @ │ │ │ │ │ - smulleq r2, r0, r0, lr │ │ │ │ │ + sbceq r2, r0, r0, ror #29 │ │ │ │ │ strheq ip, [r1], #72 @ 0x48 │ │ │ │ │ - adcseq ip, pc, r8, ror r3 @ │ │ │ │ │ - adcseq pc, pc, r0, lsr #17 │ │ │ │ │ - adcseq r8, pc, r8, asr #17 │ │ │ │ │ + adcseq ip, pc, r0, lsr #7 │ │ │ │ │ + adcseq pc, pc, r8, asr #17 │ │ │ │ │ + ldrshteq r8, [pc], r0 │ │ │ │ │ sbceq r3, r0, r8, ror #3 │ │ │ │ │ adcseq fp, pc, r8, lsl #20 │ │ │ │ │ sbceq r0, r0, r0, lsl #6 │ │ │ │ │ sbceq r5, r2, r0, ror #9 │ │ │ │ │ sbceq r0, r2, r0, ror #24 │ │ │ │ │ adcseq r9, r3, r0, lsl r2 │ │ │ │ │ cmpeq r1, r0, asr #28 │ │ │ │ │ sbceq r1, r0, r0, ror fp │ │ │ │ │ sbceq sl, r1, r8, lsl #10 │ │ │ │ │ - ldrshteq sl, [ip], r0 │ │ │ │ │ + adcseq sl, ip, r8, ror #8 │ │ │ │ │ adcseq ip, pc, r0, lsl #11 │ │ │ │ │ sbceq ip, r1, r0, ror #9 │ │ │ │ │ ldrsbteq r9, [sl], r0 │ │ │ │ │ - umlalseq sl, sp, r0, r4 │ │ │ │ │ + adcseq sl, sp, r0, ror #9 │ │ │ │ │ ldrdeq sl, [r1], #240 @ 0xf0 │ │ │ │ │ - adcseq r9, pc, r0, lsr #17 │ │ │ │ │ + adcseq r9, pc, r0, asr #18 │ │ │ │ │ adcseq fp, pc, r0, asr r3 @ │ │ │ │ │ adcseq ip, pc, r8, lsr #11 │ │ │ │ │ ldrshteq sl, [pc], r8 │ │ │ │ │ sbceq sl, r1, r0, ror #29 │ │ │ │ │ ldrhteq r8, [pc], r0 │ │ │ │ │ adcseq r9, sl, r8, lsl #15 │ │ │ │ │ strdeq r8, [r1], #48 @ 0x30 │ │ │ │ │ - adcseq lr, pc, r8, lsl lr @ │ │ │ │ │ + adcseq lr, pc, r8, ror #28 │ │ │ │ │ adcseq lr, pc, r0, lsr #12 │ │ │ │ │ adcseq r9, fp, r8, ror #18 │ │ │ │ │ - adcseq sl, ip, r0, lsl #11 │ │ │ │ │ + ldrsbteq sl, [ip], r0 │ │ │ │ │ umlalseq r4, pc, r0, r9 @ │ │ │ │ │ adcseq ip, pc, r0, lsr r0 @ │ │ │ │ │ adcseq r9, pc, r0, asr #28 │ │ │ │ │ adcseq sl, ip, r0, lsr #27 │ │ │ │ │ adcseq sl, r3, r8, lsl #20 │ │ │ │ │ - ldrsbteq r8, [pc], r8 │ │ │ │ │ + adcseq r8, pc, r0, lsl #16 │ │ │ │ │ adcseq pc, r3, r8, ror #3 │ │ │ │ │ - adcseq r9, pc, r8, asr #17 │ │ │ │ │ + adcseq r9, pc, r8, lsl r9 @ │ │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ │ adcseq r9, fp, r0, ror r1 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ rscseq r1, fp, r8, ror #13 │ │ │ │ │ smulleq r9, r3, r0, r4 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ adcseq sl, ip, r0, ror #19 │ │ │ │ │ hvceq 2832 @ 0xb10 │ │ │ │ │ - ldrhteq sp, [pc], r0 │ │ │ │ │ + adcseq sp, pc, r0, lsl #6 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ adcseq sl, ip, r0, lsr #7 │ │ │ │ │ sbceq r3, r3, r0, ror r6 │ │ │ │ │ adcseq fp, pc, r8, ror #3 │ │ │ │ │ sbceq r1, r3, r0, ror #4 │ │ │ │ │ adcseq r9, fp, r0, asr r8 │ │ │ │ │ rscseq r7, r9, r0, lsr pc │ │ │ │ │ sbceq r3, r3, r8, asr r5 │ │ │ │ │ adcseq ip, pc, r0, lsr #27 │ │ │ │ │ - sbceq r0, r3, r0, asr #23 │ │ │ │ │ - adcseq lr, pc, r8, lsl #20 │ │ │ │ │ + sbceq r0, r3, r8, ror #23 │ │ │ │ │ + adcseq lr, pc, r8, asr sl @ │ │ │ │ │ adcseq lr, r3, r0, asr sp │ │ │ │ │ - sbceq r2, r0, r0, lsl #1 │ │ │ │ │ + ldrdeq r2, [r0], #0 │ │ │ │ │ adcseq sp, pc, r0, lsr #17 │ │ │ │ │ - adcseq r1, r4, r0, lsl r7 │ │ │ │ │ - strdeq r2, [r0], #48 @ 0x30 │ │ │ │ │ + adcseq r1, r4, r8, lsl #15 │ │ │ │ │ + sbceq r2, r0, r8, lsl r4 │ │ │ │ │ sbceq r0, r0, r0, lsr #27 │ │ │ │ │ sbceq r0, r0, r8, lsr #21 │ │ │ │ │ smulleq r1, r0, r0, r4 │ │ │ │ │ strdeq ip, [r1], #48 @ 0x30 │ │ │ │ │ - adcseq r4, pc, r0, lsr #22 │ │ │ │ │ + adcseq r4, pc, r8, asr #22 │ │ │ │ │ ldrshteq lr, [r3], r0 │ │ │ │ │ @ instruction: 0x01518e90 │ │ │ │ │ sbceq r3, r3, r0, lsr #2 │ │ │ │ │ ldrheq r8, [r1, #-232] @ 0xffffff18 │ │ │ │ │ sbceq r2, r3, r0, lsl #26 │ │ │ │ │ cmpeq r1, r0, ror #29 │ │ │ │ │ @ instruction: 0x011e0790 │ │ │ │ │ @@ -3295323,15 +3295323,15 @@ │ │ │ │ │ @ instruction: 0x011e24b0 │ │ │ │ │ tsteq lr, r8, ror #9 │ │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ │ cmpeq r1, r8 │ │ │ │ │ adcseq r2, r4, r0, lsl #1 │ │ │ │ │ adcseq r0, r4, r0, lsr sl │ │ │ │ │ adcseq lr, r3, r0, lsl #11 │ │ │ │ │ - sbceq r2, r3, r0, lsr r0 │ │ │ │ │ + sbceq r2, r3, r8, asr r0 │ │ │ │ │ strheq r9, [r1], #112 @ 0x70 │ │ │ │ │ cmpeq r1, r0, lsr r0 │ │ │ │ │ sbceq ip, r1, r0, asr #13 │ │ │ │ │ cmpeq r1, r8, asr r0 │ │ │ │ │ ldrdeq r7, [r1], #200 @ 0xc8 │ │ │ │ │ umlalseq lr, r3, r8, r1 │ │ │ │ │ ldrdeq r6, [r1], #160 @ 0xa0 │ │ │ │ │ @@ -3295395,15 +3295395,15 @@ │ │ │ │ │ tsteq lr, r8, lsl #21 │ │ │ │ │ @ instruction: 0x011e3af0 │ │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ │ @ instruction: 0x011e3b98 │ │ │ │ │ @ instruction: 0x011e3bd0 │ │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ │ smlalseq r8, r9, r8, fp │ │ │ │ │ - sbceq sl, r1, r0, lsr pc │ │ │ │ │ + sbceq sl, r1, r0, lsl #31 │ │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ │ tsteq lr, r0, asr #26 │ │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ │ tsteq lr, r0, asr #27 │ │ │ │ │ @ instruction: 0x011e3df8 │ │ │ │ │ smlaltbeq r0, r1, r0, sp │ │ │ │ │ @ instruction: 0x011e3e98 │ │ │ │ │ @@ -3295476,33 +3295476,33 @@ │ │ │ │ │ cmpeq r1, r0, lsl r2 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ cmpeq r1, r0, ror #4 │ │ │ │ │ cmpeq r1, r8, lsl #5 │ │ │ │ │ ldrheq r9, [r1, #-32] @ 0xffffffe0 │ │ │ │ │ smullseq fp, r3, r8, fp │ │ │ │ │ sbceq lr, r0, r8, lsl #20 │ │ │ │ │ - sbceq sp, r0, r8, ror #28 │ │ │ │ │ - adcseq r1, r4, r8, lsr #1 │ │ │ │ │ + smulleq sp, r0, r0, lr │ │ │ │ │ + ldrsbteq r1, [r4], r0 │ │ │ │ │ ldrsbeq r9, [r1, #-40] @ 0xffffffd8 │ │ │ │ │ adcseq r9, pc, r0, ror r1 @ │ │ │ │ │ sbceq r0, r1, r0, lsr #22 │ │ │ │ │ adcseq fp, pc, r8, asr #27 │ │ │ │ │ adcseq sp, pc, r0, asr #13 │ │ │ │ │ sbceq sp, r0, r8, lsr #1 │ │ │ │ │ sbceq ip, r2, r0, lsr #7 │ │ │ │ │ sbceq ip, r2, r8, lsl #30 │ │ │ │ │ sbceq r2, r2, r0, lsr pc │ │ │ │ │ - sbceq r5, r2, r0, asr #23 │ │ │ │ │ - sbceq sp, r0, r8, lsl #25 │ │ │ │ │ + sbceq r5, r2, r8, ror #23 │ │ │ │ │ + strheq sp, [r0], #192 @ 0xc0 │ │ │ │ │ sbceq lr, r0, r8, lsr r2 │ │ │ │ │ - strheq r0, [r1], #32 │ │ │ │ │ + ldrdeq r0, [r1], #40 @ 0x28 │ │ │ │ │ adcseq fp, pc, r8, lsr #6 │ │ │ │ │ sbceq r4, r1, r0, lsl #16 │ │ │ │ │ sbceq sp, r2, r0, lsl r2 │ │ │ │ │ - strdeq r6, [r2], #8 │ │ │ │ │ + sbceq r6, r2, r0, lsr #2 │ │ │ │ │ sbceq pc, r0, r8, asr #22 │ │ │ │ │ cmpeq r1, r0, lsl #6 │ │ │ │ │ @ instruction: 0x011e6eb8 │ │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ │ tsteq lr, r0, asr #1 │ │ │ │ │ @@ -3295546,15 +3295546,15 @@ │ │ │ │ │ cmpeq r1, r8, ror r3 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ strdeq fp, [r1], #128 @ 0x80 │ │ │ │ │ cmpeq r1, r0, lsr #7 │ │ │ │ │ sbceq ip, r1, r0, lsr #7 │ │ │ │ │ cmpeq r1, r8, asr #7 │ │ │ │ │ @ instruction: 0x011e85d0 │ │ │ │ │ - sbceq r1, r0, r8, lsr #16 │ │ │ │ │ + sbceq r1, r0, r0, lsr #17 │ │ │ │ │ umulleq r9, r1, r8, r1 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, asr #15 │ │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ │ @ instruction: 0x011e8898 │ │ │ │ │ @@ -3295565,20 +3295565,20 @@ │ │ │ │ │ @ instruction: 0x011e8bd0 │ │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ │ tsteq lr, r0, asr #24 │ │ │ │ │ tsteq lr, r8, ror #25 │ │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ │ @ instruction: 0x011e8d90 │ │ │ │ │ - sbceq lr, r0, r8, lsl #5 │ │ │ │ │ + strheq lr, [r0], #32 │ │ │ │ │ ldrsheq r9, [r1, #-48] @ 0xffffffd0 │ │ │ │ │ sbceq r0, r1, r8, lsr #1 │ │ │ │ │ cmpeq r1, r8, lsl r4 │ │ │ │ │ sbceq fp, r2, r8, lsr #6 │ │ │ │ │ - sbceq r6, r1, r0, lsr #2 │ │ │ │ │ + sbceq r6, r1, r0, ror r1 │ │ │ │ │ addeq r3, r0, r0, ror r6 │ │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ │ sbceq r9, r1, r0, lsl #1 │ │ │ │ │ cmpeq r1, r0, asr #8 │ │ │ │ │ strheq r6, [r1], #32 │ │ │ │ │ cmpeq r1, r8, ror #8 │ │ │ │ │ @ instruction: 0x011e93f0 │ │ │ │ │ @@ -3295699,690 +3295699,690 @@ │ │ │ │ │ ldceq 2, cr15, [sp], #-272 @ 0xfffffef0 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #208, 2 @ 0x34 │ │ │ │ │ - tsteq fp, r8, ror #28 │ │ │ │ │ - eoreq lr, r4, #208, 20 @ 0xd0000 │ │ │ │ │ - tsteq fp, r8, ror ip │ │ │ │ │ + eoreq lr, r4, #232, 2 @ 0x3a │ │ │ │ │ + tsteq fp, r8, asr lr │ │ │ │ │ + eoreq lr, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #176, 24 @ 0xb000 │ │ │ │ │ - @ instruction: 0x011baed8 │ │ │ │ │ + eoreq lr, r4, #200, 24 @ 0xc800 │ │ │ │ │ + @ instruction: 0x011baed0 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #64, 14 @ 0x1000000 │ │ │ │ │ - tsteq fp, r8, ror sp │ │ │ │ │ + eoreq pc, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq fp, r0, ror sp │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #96, 10 @ 0x18000000 │ │ │ │ │ - tsteq fp, r0, asr lr │ │ │ │ │ - eoreq sp, r4, #80, 18 @ 0x140000 │ │ │ │ │ + eoreq sp, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + tsteq fp, r8, asr #28 │ │ │ │ │ + eoreq sp, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #0, 4 │ │ │ │ │ - @ instruction: 0x011b9e90 │ │ │ │ │ + eoreq lr, r4, #24, 4 @ 0x80000001 │ │ │ │ │ + tsteq fp, r8, lsl #29 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #144, 28 @ 0x900 │ │ │ │ │ - tsteq fp, r8, lsr r7 │ │ │ │ │ + eoreq pc, r4, #168, 28 @ 0xa80 │ │ │ │ │ + tsteq fp, r0, lsr r7 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #176 @ 0xb0 │ │ │ │ │ - tsteq fp, r8, ror #24 │ │ │ │ │ + eoreq lr, r4, #200 @ 0xc8 │ │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #80, 18 @ 0x140000 │ │ │ │ │ - tsteq fp, r0, lsr #2 │ │ │ │ │ - eoreq sp, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq pc, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + tsteq fp, r0, lsl r1 │ │ │ │ │ + eoreq sp, r4, #56, 30 @ 0xe0 │ │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ │ - eoreq pc, r4, #96, 4 │ │ │ │ │ + eoreq pc, r4, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #144, 22 @ 0x24000 │ │ │ │ │ - tsteq fp, r8, lsl #8 │ │ │ │ │ + eoreq pc, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + tsteq fp, r0, lsl #8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #192, 4 │ │ │ │ │ + eoreq pc, r4, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq fp, r8, asr #15 │ │ │ │ │ - eoreq pc, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ - @ instruction: 0x011bcbd0 │ │ │ │ │ + eoreq pc, r4, #8, 12 @ 0x800000 │ │ │ │ │ + tsteq fp, r8, asr #23 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq lr, r4, #72, 28 @ 0x480 │ │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ │ - eoreq pc, r4, #48, 22 @ 0xc000 │ │ │ │ │ - tsteq fp, r0, ror r3 │ │ │ │ │ + eoreq pc, r4, #72, 22 @ 0x12000 │ │ │ │ │ + tsteq fp, r0, ror #6 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq r0, r5, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq fp, r0, ror #29 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #208, 20 @ 0xd0000 │ │ │ │ │ + eoreq sp, r4, #232, 20 @ 0xe8000 │ │ │ │ │ tsteq fp, r8, lsr #7 │ │ │ │ │ - eoreq sp, r4, #96, 28 @ 0x600 │ │ │ │ │ + eoreq sp, r4, #120, 28 @ 0x780 │ │ │ │ │ tsteq fp, r8, lsl #19 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #64, 2 │ │ │ │ │ - tsteq fp, r0, lsl #26 │ │ │ │ │ + eoreq lr, r4, #88, 2 │ │ │ │ │ + @ instruction: 0x011b9cf8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #112, 8 @ 0x70000000 │ │ │ │ │ - tsteq fp, r0, lsr #4 │ │ │ │ │ - eoreq sp, r4, #96, 22 @ 0x18000 │ │ │ │ │ + eoreq lr, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq fp, r8, lsl r2 │ │ │ │ │ + eoreq sp, r4, #120, 22 @ 0x1e000 │ │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ │ - eoreq lr, r4, #144, 22 @ 0x24000 │ │ │ │ │ - tsteq fp, r8, ror #26 │ │ │ │ │ - eoreq pc, r4, #0, 16 │ │ │ │ │ - tsteq fp, r0, asr lr │ │ │ │ │ + eoreq lr, r4, #168, 22 @ 0x2a000 │ │ │ │ │ + tsteq fp, r0, ror #26 │ │ │ │ │ + eoreq pc, r4, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq fp, r8, asr #28 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #160, 2 @ 0x28 │ │ │ │ │ - tsteq fp, r8, lsr lr │ │ │ │ │ + eoreq lr, r4, #184, 2 @ 0x2e │ │ │ │ │ + @ instruction: 0x011b9df0 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #0, 10 │ │ │ │ │ - @ instruction: 0x011ba2b8 │ │ │ │ │ + eoreq lr, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + @ instruction: 0x011ba2b0 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #48, 22 @ 0xc000 │ │ │ │ │ + eoreq sp, r4, #72, 22 @ 0x12000 │ │ │ │ │ tsteq fp, r0, lsr #8 │ │ │ │ │ - eoreq lr, r4, #128, 24 @ 0x8000 │ │ │ │ │ - @ instruction: 0x011baeb0 │ │ │ │ │ + eoreq lr, r4, #152, 24 @ 0x9800 │ │ │ │ │ + tsteq fp, r8, lsr #29 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #0, 10 │ │ │ │ │ - @ instruction: 0x011b7df0 │ │ │ │ │ + eoreq sp, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + tsteq fp, r8, ror #27 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #144, 10 @ 0x24000000 │ │ │ │ │ - tsteq fp, r0, lsl #23 │ │ │ │ │ - eoreq sp, r4, #224, 12 @ 0xe000000 │ │ │ │ │ + eoreq pc, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + tsteq fp, r8, ror fp │ │ │ │ │ + eoreq sp, r4, #248, 12 @ 0xf800000 │ │ │ │ │ @ instruction: 0x011b7ff0 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #32, 30 @ 0x80 │ │ │ │ │ + eoreq lr, r4, #56, 30 @ 0xe0 │ │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #32 │ │ │ │ │ + eoreq lr, r4, #56 @ 0x38 │ │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ │ - eoreq sp, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ - tsteq fp, r8, ror sp │ │ │ │ │ + eoreq sp, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq fp, r0, ror sp │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #80 @ 0x50 │ │ │ │ │ + eoreq pc, r4, #104 @ 0x68 │ │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #112, 2 │ │ │ │ │ + eoreq pc, r4, #136, 2 @ 0x22 │ │ │ │ │ tsteq fp, r0, lsr r6 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #128 @ 0x80 │ │ │ │ │ + eoreq lr, r4, #152 @ 0x98 │ │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq sp, r4, #168, 28 @ 0xa80 │ │ │ │ │ @ instruction: 0x011b99b0 │ │ │ │ │ - eoreq lr, r4, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq fp, r0, ror #9 │ │ │ │ │ + eoreq lr, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + @ instruction: 0x011ba498 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #64, 26 @ 0x1000 │ │ │ │ │ - tsteq fp, r0, asr #11 │ │ │ │ │ + eoreq pc, r4, #88, 26 @ 0x1600 │ │ │ │ │ + @ instruction: 0x011bd5b8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #240, 4 │ │ │ │ │ - tsteq fp, r8, ror pc │ │ │ │ │ + eoreq lr, r4, #8, 6 @ 0x20000000 │ │ │ │ │ + tsteq fp, r0, ror pc │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #160, 14 @ 0x2800000 │ │ │ │ │ + eoreq sp, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ ldrheq r9, [fp, -r8] │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #192, 28 @ 0xc00 │ │ │ │ │ - tsteq fp, r0, ror r7 │ │ │ │ │ + eoreq pc, r4, #216, 28 @ 0xd80 │ │ │ │ │ + tsteq fp, r8, ror #14 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #208, 2 @ 0x34 │ │ │ │ │ + eoreq pc, r4, #232, 2 @ 0x3a │ │ │ │ │ @ instruction: 0x011bc690 │ │ │ │ │ - eoreq r0, r5, #96, 4 │ │ │ │ │ + eoreq r0, r5, #120, 4 @ 0x80000007 │ │ │ │ │ tsteq fp, r8, ror #25 │ │ │ │ │ - eoreq lr, r4, #128, 6 │ │ │ │ │ - @ instruction: 0x011b9ff8 │ │ │ │ │ - eoreq lr, r4, #128, 18 @ 0x200000 │ │ │ │ │ - @ instruction: 0x011ba9d0 │ │ │ │ │ + eoreq lr, r4, #152, 6 @ 0x60000002 │ │ │ │ │ + @ instruction: 0x011b9ff0 │ │ │ │ │ + eoreq lr, r4, #152, 18 @ 0x260000 │ │ │ │ │ + tsteq fp, r8, asr #19 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #96, 16 @ 0x600000 │ │ │ │ │ - @ instruction: 0x011ba7b0 │ │ │ │ │ + eoreq lr, r4, #120, 16 @ 0x780000 │ │ │ │ │ + tsteq fp, r8, lsr #15 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #16, 8 @ 0x10000000 │ │ │ │ │ - tsteq fp, r0, asr #3 │ │ │ │ │ - eoreq pc, r4, #48, 28 @ 0x300 │ │ │ │ │ - @ instruction: 0x011bd6d8 │ │ │ │ │ + eoreq lr, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + @ instruction: 0x011ba1b8 │ │ │ │ │ + eoreq pc, r4, #72, 28 @ 0x480 │ │ │ │ │ + @ instruction: 0x011bd6d0 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ - @ instruction: 0x011ba390 │ │ │ │ │ + eoreq lr, r4, #8, 12 @ 0x800000 │ │ │ │ │ + tsteq fp, r8, lsl #7 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ - tsteq fp, r0, asr fp │ │ │ │ │ + eoreq lr, r4, #200, 18 @ 0x320000 │ │ │ │ │ + tsteq fp, r8, asr #22 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #192, 16 @ 0xc00000 │ │ │ │ │ - tsteq fp, r8, asr #32 │ │ │ │ │ + eoreq pc, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + tsteq fp, r0, asr #32 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq lr, r4, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq fp, r0, ror #1 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #64, 14 @ 0x1000000 │ │ │ │ │ - tsteq fp, r0, lsr r5 │ │ │ │ │ + eoreq lr, r4, #88, 14 @ 0x1600000 │ │ │ │ │ + tsteq fp, r0, lsr #10 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq pc, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ │ - eoreq lr, r4, #160, 14 @ 0x2800000 │ │ │ │ │ - tsteq fp, r8, asr #11 │ │ │ │ │ + eoreq lr, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + tsteq fp, r0, asr #11 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #224, 18 @ 0x380000 │ │ │ │ │ - tsteq fp, r8, ror fp │ │ │ │ │ - eoreq sp, r4, #176, 12 @ 0xb000000 │ │ │ │ │ - tsteq fp, r8, asr #31 │ │ │ │ │ - eoreq sp, r4, #240, 22 @ 0x3c000 │ │ │ │ │ + eoreq lr, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + tsteq fp, r0, ror fp │ │ │ │ │ + eoreq sp, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + tsteq fp, r0, asr #31 │ │ │ │ │ + eoreq sp, r4, #8, 24 @ 0x800 │ │ │ │ │ tsteq fp, r8, lsr #10 │ │ │ │ │ - eoreq lr, r4, #112, 2 │ │ │ │ │ - tsteq fp, r8, lsr #26 │ │ │ │ │ + eoreq lr, r4, #136, 2 @ 0x22 │ │ │ │ │ + tsteq fp, r0, lsr #26 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #240, 22 @ 0x3c000 │ │ │ │ │ - tsteq fp, r8, lsl #28 │ │ │ │ │ + eoreq lr, r4, #8, 24 @ 0x800 │ │ │ │ │ + tsteq fp, r0, lsl #28 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ + eoreq pc, r4, #200, 6 @ 0x20000003 │ │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #240, 16 @ 0xf00000 │ │ │ │ │ + eoreq sp, r4, #8, 18 @ 0x20000 │ │ │ │ │ tsteq fp, r0, ror #3 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ + eoreq sp, r4, #136, 14 @ 0x2200000 │ │ │ │ │ @ instruction: 0x011b9090 │ │ │ │ │ - eoreq lr, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq lr, r4, #200, 30 @ 0x320 │ │ │ │ │ @ instruction: 0x011bc2b0 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #192, 16 @ 0xc00000 │ │ │ │ │ - tsteq fp, r0, lsr #16 │ │ │ │ │ + eoreq lr, r4, #216, 16 @ 0xd80000 │ │ │ │ │ + tsteq fp, r8, lsl r8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #48, 4 │ │ │ │ │ - @ instruction: 0x011b9eb8 │ │ │ │ │ - eoreq pc, r4, #112, 20 @ 0x70000 │ │ │ │ │ - @ instruction: 0x011bd298 │ │ │ │ │ + eoreq lr, r4, #72, 4 @ 0x80000004 │ │ │ │ │ + @ instruction: 0x011b9eb0 │ │ │ │ │ + eoreq pc, r4, #136, 20 @ 0x88000 │ │ │ │ │ + tsteq fp, r8, lsl #5 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #176 @ 0xb0 │ │ │ │ │ + eoreq r0, r5, #200 @ 0xc8 │ │ │ │ │ @ instruction: 0x011bd9b0 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ - @ instruction: 0x011ba290 │ │ │ │ │ + eoreq lr, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + tsteq fp, r8, lsl #5 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #128 @ 0x80 │ │ │ │ │ + eoreq r0, r5, #152 @ 0x98 │ │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq pc, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #160, 20 @ 0xa0000 │ │ │ │ │ + eoreq sp, r4, #184, 20 @ 0xb8000 │ │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ │ - eoreq lr, r4, #112, 20 @ 0x70000 │ │ │ │ │ - tsteq fp, r0, lsl #24 │ │ │ │ │ + eoreq lr, r4, #136, 20 @ 0x88000 │ │ │ │ │ + @ instruction: 0x011babf8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #144, 16 @ 0x900000 │ │ │ │ │ - tsteq fp, r0, ror #15 │ │ │ │ │ + eoreq lr, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + @ instruction: 0x011ba7d8 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #144, 10 @ 0x24000000 │ │ │ │ │ - tsteq fp, r8, ror lr │ │ │ │ │ + eoreq sp, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + tsteq fp, r0, ror lr │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #32, 24 @ 0x2000 │ │ │ │ │ - tsteq fp, r0, lsr lr │ │ │ │ │ - eoreq sp, r4, #208, 26 @ 0x3400 │ │ │ │ │ + eoreq lr, r4, #56, 24 @ 0x3800 │ │ │ │ │ + tsteq fp, r8, lsr #28 │ │ │ │ │ + eoreq sp, r4, #232, 26 @ 0x3a00 │ │ │ │ │ tsteq fp, r8, ror #17 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #32, 24 @ 0x2000 │ │ │ │ │ - @ instruction: 0x011bd498 │ │ │ │ │ - eoreq pc, r4, #208, 26 @ 0x3400 │ │ │ │ │ - tsteq fp, r8, ror r6 │ │ │ │ │ + eoreq pc, r4, #56, 24 @ 0x3800 │ │ │ │ │ + @ instruction: 0x011bd490 │ │ │ │ │ + eoreq pc, r4, #232, 26 @ 0x3a00 │ │ │ │ │ + tsteq fp, r0, ror r6 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #192, 4 │ │ │ │ │ - tsteq fp, r0, asr #30 │ │ │ │ │ - eoreq lr, r4, #144, 10 @ 0x24000000 │ │ │ │ │ - tsteq fp, r0, asr #6 │ │ │ │ │ + eoreq lr, r4, #216, 4 @ 0x8000000d │ │ │ │ │ + tsteq fp, r8, lsr pc │ │ │ │ │ + eoreq lr, r4, #168, 10 @ 0x2a000000 │ │ │ │ │ + tsteq fp, r8, lsr r3 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #80, 24 @ 0x5000 │ │ │ │ │ - tsteq fp, r8, lsl #29 │ │ │ │ │ - eoreq sp, r4, #16, 26 @ 0x400 │ │ │ │ │ + eoreq lr, r4, #104, 24 @ 0x6800 │ │ │ │ │ + tsteq fp, r0, lsl #29 │ │ │ │ │ + eoreq sp, r4, #40, 26 @ 0xa00 │ │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #96, 28 @ 0x600 │ │ │ │ │ - tsteq fp, r0, lsl r7 │ │ │ │ │ + eoreq pc, r4, #120, 28 @ 0x780 │ │ │ │ │ + tsteq fp, r8, lsl #14 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #96, 22 @ 0x18000 │ │ │ │ │ - tsteq fp, r0, asr #26 │ │ │ │ │ + eoreq lr, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + tsteq fp, r8, lsr sp │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #224 @ 0xe0 │ │ │ │ │ + eoreq pc, r4, #248 @ 0xf8 │ │ │ │ │ tsteq fp, r8, lsl #11 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #80, 24 @ 0x5000 │ │ │ │ │ - tsteq fp, r8, asr #9 │ │ │ │ │ - eoreq r0, r5, #0, 4 │ │ │ │ │ + eoreq pc, r4, #104, 24 @ 0x6800 │ │ │ │ │ + tsteq fp, r0, asr #9 │ │ │ │ │ + eoreq r0, r5, #24, 4 @ 0x80000001 │ │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #192, 22 @ 0x30000 │ │ │ │ │ + eoreq sp, r4, #216, 22 @ 0x36000 │ │ │ │ │ tsteq fp, r8, lsr #9 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq lr, r4, #8 │ │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #240, 10 @ 0x3c000000 │ │ │ │ │ - @ instruction: 0x011b7ef8 │ │ │ │ │ + eoreq sp, r4, #8, 12 @ 0x800000 │ │ │ │ │ + @ instruction: 0x011b7ef0 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #128, 18 @ 0x200000 │ │ │ │ │ + eoreq sp, r4, #152, 18 @ 0x260000 │ │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #192, 10 @ 0x30000000 │ │ │ │ │ - @ instruction: 0x011b7eb0 │ │ │ │ │ + eoreq sp, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + @ instruction: 0x011b7e98 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #48, 4 │ │ │ │ │ + eoreq r0, r5, #72, 4 @ 0x80000004 │ │ │ │ │ @ instruction: 0x011bdc98 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #144, 16 @ 0x900000 │ │ │ │ │ + eoreq sp, r4, #168, 16 @ 0xa80000 │ │ │ │ │ tsteq fp, r0, lsl #3 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #32, 18 @ 0x80000 │ │ │ │ │ + eoreq sp, r4, #56, 18 @ 0xe0000 │ │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ │ - eoreq lr, r4, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq lr, r4, #8, 30 │ │ │ │ │ @ instruction: 0x011bc1f8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #80, 6 @ 0x40000001 │ │ │ │ │ - @ instruction: 0x011b9fd0 │ │ │ │ │ + eoreq lr, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ + tsteq fp, r8, asr #31 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #192, 22 @ 0x30000 │ │ │ │ │ - tsteq fp, r8, lsr r4 │ │ │ │ │ - eoreq pc, r4, #224, 12 @ 0xe000000 │ │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ │ - eoreq sp, r4, #0, 16 │ │ │ │ │ + eoreq pc, r4, #216, 22 @ 0x36000 │ │ │ │ │ + tsteq fp, r8, lsr #8 │ │ │ │ │ + eoreq pc, r4, #248, 12 @ 0xf800000 │ │ │ │ │ + tsteq fp, r0, lsl #26 │ │ │ │ │ + eoreq sp, r4, #24, 16 @ 0x180000 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ - eoreq lr, r4, #192, 10 @ 0x30000000 │ │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ │ + eoreq lr, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq fp, r0, ror #6 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #160, 2 @ 0x28 │ │ │ │ │ + eoreq pc, r4, #184, 2 @ 0x2e │ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq sp, r4, #104, 30 @ 0x1a0 │ │ │ │ │ @ instruction: 0x011b9ab8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #16, 2 │ │ │ │ │ - tsteq fp, r8, asr #25 │ │ │ │ │ - eoreq lr, r4, #0, 16 │ │ │ │ │ - tsteq fp, r8, lsl r6 │ │ │ │ │ - eoreq pc, r4, #176 @ 0xb0 │ │ │ │ │ + eoreq lr, r4, #40, 2 │ │ │ │ │ + tsteq fp, r0, asr #25 │ │ │ │ │ + eoreq lr, r4, #24, 16 @ 0x180000 │ │ │ │ │ + tsteq fp, r0, lsl r6 │ │ │ │ │ + eoreq pc, r4, #200 @ 0xc8 │ │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ │ - eoreq pc, r4, #32, 12 @ 0x2000000 │ │ │ │ │ - @ instruction: 0x011bcbf8 │ │ │ │ │ + eoreq pc, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + @ instruction: 0x011bcbf0 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #0, 22 │ │ │ │ │ - tsteq fp, r0, ror #25 │ │ │ │ │ + eoreq lr, r4, #24, 22 @ 0x6000 │ │ │ │ │ + @ instruction: 0x011bacd8 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #128, 6 │ │ │ │ │ + eoreq r0, r5, #152, 6 @ 0x60000002 │ │ │ │ │ @ instruction: 0x011bdeb8 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #96, 16 @ 0x600000 │ │ │ │ │ + eoreq sp, r4, #120, 16 @ 0x780000 │ │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ │ - eoreq lr, r4, #224 @ 0xe0 │ │ │ │ │ - tsteq fp, r0, lsr #25 │ │ │ │ │ + eoreq lr, r4, #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x011b9c98 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #96, 4 │ │ │ │ │ - @ instruction: 0x011b9ef0 │ │ │ │ │ - eoreq sp, r4, #128, 12 @ 0x8000000 │ │ │ │ │ - tsteq fp, r0, lsr #31 │ │ │ │ │ - eoreq lr, r4, #48, 10 @ 0xc000000 │ │ │ │ │ - tsteq fp, r0, ror #5 │ │ │ │ │ - eoreq pc, r4, #96, 22 @ 0x18000 │ │ │ │ │ - tsteq fp, r0, ror #7 │ │ │ │ │ + eoreq lr, r4, #120, 4 @ 0x80000007 │ │ │ │ │ + @ instruction: 0x011b9ed8 │ │ │ │ │ + eoreq sp, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + tsteq fp, r8, lsl #31 │ │ │ │ │ + eoreq lr, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + @ instruction: 0x011ba2d8 │ │ │ │ │ + eoreq pc, r4, #120, 22 @ 0x1e000 │ │ │ │ │ + @ instruction: 0x011bd3b8 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ - @ instruction: 0x011b7db8 │ │ │ │ │ - eoreq pc, r4, #64, 2 │ │ │ │ │ + eoreq sp, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + @ instruction: 0x011b7db0 │ │ │ │ │ + eoreq pc, r4, #88, 2 │ │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #160, 20 @ 0xa0000 │ │ │ │ │ - @ instruction: 0x011bd2d0 │ │ │ │ │ + eoreq pc, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + tsteq fp, r0, asr #5 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #176, 12 @ 0xb000000 │ │ │ │ │ - tsteq fp, r0, lsl #9 │ │ │ │ │ + eoreq lr, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + tsteq fp, r0, ror r4 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #48, 10 @ 0xc000000 │ │ │ │ │ - tsteq fp, r0, lsl fp │ │ │ │ │ + eoreq pc, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + tsteq fp, r8, lsl #22 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #48, 10 @ 0xc000000 │ │ │ │ │ - tsteq fp, r8, lsl lr │ │ │ │ │ - eoreq lr, r4, #128, 30 @ 0x200 │ │ │ │ │ + eoreq sp, r4, #72, 10 @ 0x12000000 │ │ │ │ │ + tsteq fp, r0, lsl lr │ │ │ │ │ + eoreq lr, r4, #152, 30 @ 0x260 │ │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #32, 6 @ 0x80000000 │ │ │ │ │ + eoreq r0, r5, #56, 6 @ 0xe0000000 │ │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ │ - eoreq pc, r4, #144, 16 @ 0x900000 │ │ │ │ │ - tsteq fp, r0, lsr #32 │ │ │ │ │ - eoreq pc, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ - tsteq fp, r0, lsr #3 │ │ │ │ │ - eoreq sp, r4, #224, 18 @ 0x380000 │ │ │ │ │ + eoreq pc, r4, #168, 16 @ 0xa80000 │ │ │ │ │ + tsteq fp, r8, lsl r0 │ │ │ │ │ + eoreq pc, r4, #200, 18 @ 0x320000 │ │ │ │ │ + @ instruction: 0x011bd190 │ │ │ │ │ + eoreq sp, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ @ instruction: 0x011b92b8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #224, 24 @ 0xe000 │ │ │ │ │ - tsteq fp, r0, lsl #30 │ │ │ │ │ + eoreq lr, r4, #248, 24 @ 0xf800 │ │ │ │ │ + @ instruction: 0x011baef8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #80, 12 @ 0x5000000 │ │ │ │ │ - tsteq fp, r8, lsr ip │ │ │ │ │ + eoreq pc, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq lr, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq fp, r0, lsl #1 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #80, 24 @ 0x5000 │ │ │ │ │ + eoreq sp, r4, #104, 24 @ 0x6800 │ │ │ │ │ @ instruction: 0x011b95b0 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #16, 2 │ │ │ │ │ + eoreq pc, r4, #40, 2 │ │ │ │ │ tsteq fp, r0, asr #11 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #80, 12 @ 0x5000000 │ │ │ │ │ - tsteq fp, r8, asr #30 │ │ │ │ │ - eoreq pc, r4, #160, 26 @ 0x2800 │ │ │ │ │ - tsteq fp, r0, asr #12 │ │ │ │ │ + eoreq sp, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq fp, r0, asr #30 │ │ │ │ │ + eoreq pc, r4, #184, 26 @ 0x2e00 │ │ │ │ │ + tsteq fp, r8, lsr #12 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #96, 10 @ 0x18000000 │ │ │ │ │ - tsteq fp, r8, lsr fp │ │ │ │ │ - eoreq pc, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ - @ instruction: 0x011bcdb0 │ │ │ │ │ + eoreq pc, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + tsteq fp, r0, lsr fp │ │ │ │ │ + eoreq pc, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + tsteq fp, r8, lsr #27 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #208, 14 @ 0x3400000 │ │ │ │ │ - @ instruction: 0x011ba5f0 │ │ │ │ │ + eoreq lr, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + tsteq fp, r8, ror #11 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #48, 4 │ │ │ │ │ + eoreq pc, r4, #72, 4 @ 0x80000004 │ │ │ │ │ tsteq fp, r0, lsl #14 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #192, 22 @ 0x30000 │ │ │ │ │ - tsteq fp, r0, ror #27 │ │ │ │ │ + eoreq lr, r4, #216, 22 @ 0x36000 │ │ │ │ │ + tsteq fp, r8, lsl #27 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #240, 16 @ 0xf00000 │ │ │ │ │ - tsteq fp, r0, asr r8 │ │ │ │ │ + eoreq lr, r4, #8, 18 @ 0x20000 │ │ │ │ │ + tsteq fp, r8, asr #16 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #16, 20 @ 0x10000 │ │ │ │ │ - @ instruction: 0x011bd1f8 │ │ │ │ │ - eoreq r0, r5, #240, 4 │ │ │ │ │ + eoreq pc, r4, #40, 20 @ 0x28000 │ │ │ │ │ + tsteq fp, r8, ror #3 │ │ │ │ │ + eoreq r0, r5, #8, 6 @ 0x20000000 │ │ │ │ │ tsteq fp, r8, asr #27 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #64, 8 @ 0x40000000 │ │ │ │ │ - tsteq fp, r8, lsl sp │ │ │ │ │ + eoreq sp, r4, #88, 8 @ 0x58000000 │ │ │ │ │ + tsteq fp, r0, lsl sp │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #64, 2 │ │ │ │ │ + eoreq r0, r5, #88, 2 │ │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq pc, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #176, 24 @ 0xb000 │ │ │ │ │ + eoreq sp, r4, #200, 24 @ 0xc800 │ │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #16, 26 @ 0x400 │ │ │ │ │ - tsteq fp, r8, lsl #11 │ │ │ │ │ - eoreq lr, r4, #144, 28 @ 0x900 │ │ │ │ │ + eoreq pc, r4, #40, 26 @ 0xa00 │ │ │ │ │ + tsteq fp, r0, lsl #11 │ │ │ │ │ + eoreq lr, r4, #168, 28 @ 0xa80 │ │ │ │ │ tsteq fp, r8, lsr #3 │ │ │ │ │ - eoreq r0, r5, #208, 2 @ 0x34 │ │ │ │ │ + eoreq r0, r5, #232, 2 @ 0x3a │ │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #192, 16 @ 0xc00000 │ │ │ │ │ + eoreq sp, r4, #216, 16 @ 0xd80000 │ │ │ │ │ @ instruction: 0x011b91b8 │ │ │ │ │ - eoreq pc, r4, #208, 20 @ 0xd0000 │ │ │ │ │ - tsteq fp, r0, lsl r3 │ │ │ │ │ + eoreq pc, r4, #232, 20 @ 0xe8000 │ │ │ │ │ + @ instruction: 0x011bd2f0 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #64, 20 @ 0x40000 │ │ │ │ │ - tsteq fp, r8, asr r2 │ │ │ │ │ + eoreq pc, r4, #88, 20 @ 0x58000 │ │ │ │ │ + tsteq fp, r8, lsr r2 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #144, 22 @ 0x24000 │ │ │ │ │ + eoreq sp, r4, #168, 22 @ 0x2a000 │ │ │ │ │ tsteq fp, r0, lsl #9 │ │ │ │ │ - eoreq r0, r5, #224 @ 0xe0 │ │ │ │ │ + eoreq r0, r5, #248 @ 0xf8 │ │ │ │ │ @ instruction: 0x011bd9d8 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #192, 4 │ │ │ │ │ + eoreq r0, r5, #216, 4 @ 0x8000000d │ │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #96, 28 @ 0x600 │ │ │ │ │ + eoreq lr, r4, #120, 28 @ 0x780 │ │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ │ - eoreq r0, r5, #144, 4 │ │ │ │ │ + eoreq r0, r5, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq fp, r0, lsr #26 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #176, 12 @ 0xb000000 │ │ │ │ │ - tsteq fp, r0, ror #25 │ │ │ │ │ - eoreq pc, r4, #176, 30 @ 0x2c0 │ │ │ │ │ - tsteq fp, r8, ror r8 │ │ │ │ │ + eoreq pc, r4, #200, 12 @ 0xc800000 │ │ │ │ │ + @ instruction: 0x011bccd8 │ │ │ │ │ + eoreq pc, r4, #200, 30 @ 0x320 │ │ │ │ │ + tsteq fp, r0, ror r8 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq sp, r4, #216, 28 @ 0xd80 │ │ │ │ │ @ instruction: 0x011b99f8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #128, 30 @ 0x200 │ │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ │ + eoreq pc, r4, #152, 30 @ 0x260 │ │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #64, 20 @ 0x40000 │ │ │ │ │ - tsteq fp, r8, asr #23 │ │ │ │ │ + eoreq lr, r4, #88, 20 @ 0x58000 │ │ │ │ │ + tsteq fp, r0, asr #23 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #80, 18 @ 0x140000 │ │ │ │ │ - @ instruction: 0x011ba990 │ │ │ │ │ + eoreq lr, r4, #104, 18 @ 0x1a0000 │ │ │ │ │ + tsteq fp, r0, asr #18 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #48, 16 @ 0x300000 │ │ │ │ │ - tsteq fp, r8, asr #31 │ │ │ │ │ + eoreq pc, r4, #72, 16 @ 0x480000 │ │ │ │ │ + tsteq fp, r0, asr #31 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #32, 12 @ 0x2000000 │ │ │ │ │ - tsteq fp, r0, ror #7 │ │ │ │ │ - eoreq lr, r4, #144, 4 │ │ │ │ │ - tsteq fp, r8, lsl pc │ │ │ │ │ + eoreq lr, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + @ instruction: 0x011ba3d0 │ │ │ │ │ + eoreq lr, r4, #168, 4 @ 0x8000000a │ │ │ │ │ + tsteq fp, r0, lsl pc │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #224, 24 @ 0xe000 │ │ │ │ │ + eoreq sp, r4, #248, 24 @ 0xf800 │ │ │ │ │ tsteq fp, r8, ror #15 │ │ │ │ │ - eoreq pc, r4, #240, 28 @ 0xf00 │ │ │ │ │ - @ instruction: 0x011bd798 │ │ │ │ │ + eoreq pc, r4, #8, 30 │ │ │ │ │ + @ instruction: 0x011bd790 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ - tsteq fp, r8, asr r2 │ │ │ │ │ + eoreq lr, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + tsteq fp, r0, asr #4 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #64, 20 @ 0x40000 │ │ │ │ │ + eoreq sp, r4, #88, 20 @ 0x58000 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #64, 14 @ 0x1000000 │ │ │ │ │ + eoreq sp, r4, #88, 14 @ 0x1600000 │ │ │ │ │ tsteq fp, r8, asr r0 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #64, 8 @ 0x40000000 │ │ │ │ │ - @ instruction: 0x011ba1f8 │ │ │ │ │ + eoreq lr, r4, #88, 8 @ 0x58000000 │ │ │ │ │ + @ instruction: 0x011ba1f0 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #0, 28 │ │ │ │ │ - tsteq fp, r0, lsr #13 │ │ │ │ │ - eoreq lr, r4, #16, 14 @ 0x400000 │ │ │ │ │ - tsteq fp, r8, lsl #10 │ │ │ │ │ + eoreq pc, r4, #24, 28 @ 0x180 │ │ │ │ │ + @ instruction: 0x011bd698 │ │ │ │ │ + eoreq lr, r4, #40, 14 @ 0xa00000 │ │ │ │ │ + @ instruction: 0x011ba4f8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #32 │ │ │ │ │ + eoreq pc, r4, #56 @ 0x38 │ │ │ │ │ tsteq fp, r8, lsr #6 │ │ │ │ │ - eoreq pc, r4, #208, 8 @ 0xd0000000 │ │ │ │ │ - tsteq fp, r0, asr #21 │ │ │ │ │ + eoreq pc, r4, #232, 8 @ 0xe8000000 │ │ │ │ │ + @ instruction: 0x011bcab8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #224, 24 @ 0xe000 │ │ │ │ │ - tsteq fp, r0, ror #10 │ │ │ │ │ - eoreq sp, r4, #176, 18 @ 0x2c0000 │ │ │ │ │ + eoreq pc, r4, #248, 24 @ 0xf800 │ │ │ │ │ + tsteq fp, r8, asr r5 │ │ │ │ │ + eoreq sp, r4, #200, 18 @ 0x320000 │ │ │ │ │ tsteq fp, r0, lsl #5 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq lr, r4, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ │ - eoreq pc, r4, #192, 10 @ 0x30000000 │ │ │ │ │ - tsteq fp, r8, lsr #23 │ │ │ │ │ - eoreq lr, r4, #48, 22 @ 0xc000 │ │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ │ + eoreq pc, r4, #216, 10 @ 0x36000000 │ │ │ │ │ + tsteq fp, r0, lsr #23 │ │ │ │ │ + eoreq lr, r4, #72, 22 @ 0x12000 │ │ │ │ │ + tsteq fp, r0, lsl #26 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #0, 22 │ │ │ │ │ + eoreq sp, r4, #24, 22 @ 0x6000 │ │ │ │ │ @ instruction: 0x011b93f8 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #48, 16 @ 0x300000 │ │ │ │ │ + eoreq sp, r4, #72, 16 @ 0x480000 │ │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq pc, r4, #8 │ │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ │ - eoreq lr, r4, #192, 28 @ 0xc00 │ │ │ │ │ + eoreq lr, r4, #216, 28 @ 0xd80 │ │ │ │ │ @ instruction: 0x011bc1d0 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #16, 14 @ 0x400000 │ │ │ │ │ + eoreq sp, r4, #40, 14 @ 0xa00000 │ │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #16, 14 @ 0x400000 │ │ │ │ │ - tsteq fp, r0, asr #26 │ │ │ │ │ + eoreq pc, r4, #40, 14 @ 0xa00000 │ │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #224, 6 @ 0x80000003 │ │ │ │ │ - @ instruction: 0x011ba198 │ │ │ │ │ - eoreq lr, r4, #16, 20 @ 0x10000 │ │ │ │ │ - tsteq fp, r0, lsr #23 │ │ │ │ │ + eoreq lr, r4, #248, 6 @ 0xe0000003 │ │ │ │ │ + @ instruction: 0x011ba190 │ │ │ │ │ + eoreq lr, r4, #40, 20 @ 0x28000 │ │ │ │ │ + @ instruction: 0x011bab98 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #240, 4 │ │ │ │ │ + eoreq pc, r4, #8, 6 @ 0x20000000 │ │ │ │ │ @ instruction: 0x011bc7f8 │ │ │ │ │ - eoreq pc, r4, #64, 8 @ 0x40000000 │ │ │ │ │ + eoreq pc, r4, #88, 8 @ 0x58000000 │ │ │ │ │ tsteq fp, r8, ror #19 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #16, 8 @ 0x10000000 │ │ │ │ │ - @ instruction: 0x011b7cf0 │ │ │ │ │ - eoreq sp, r4, #32, 24 @ 0x2000 │ │ │ │ │ + eoreq sp, r4, #40, 8 @ 0x28000000 │ │ │ │ │ + tsteq fp, r8, ror #25 │ │ │ │ │ + eoreq sp, r4, #56, 24 @ 0x3800 │ │ │ │ │ tsteq fp, r8, lsl #11 │ │ │ │ │ - eoreq pc, r4, #32, 18 @ 0x80000 │ │ │ │ │ - ldrsheq sp, [fp, -r8] │ │ │ │ │ + eoreq pc, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + tsteq fp, r8, ror #1 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #160, 14 @ 0x2800000 │ │ │ │ │ - tsteq fp, r0, ror #27 │ │ │ │ │ + eoreq pc, r4, #184, 14 @ 0x2e00000 │ │ │ │ │ + @ instruction: 0x011bcdd8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #0, 4 │ │ │ │ │ + eoreq pc, r4, #24, 4 @ 0x80000001 │ │ │ │ │ @ instruction: 0x011bc6b8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #128 @ 0x80 │ │ │ │ │ + eoreq pc, r4, #152 @ 0x98 │ │ │ │ │ tsteq fp, r0, asr #7 │ │ │ │ │ - eoreq pc, r4, #176, 24 @ 0xb000 │ │ │ │ │ - tsteq fp, r8, lsr r5 │ │ │ │ │ + eoreq pc, r4, #200, 24 @ 0xc800 │ │ │ │ │ + tsteq fp, r0, lsr r5 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #176, 6 @ 0xc0000002 │ │ │ │ │ - tsteq fp, r8, lsr r0 │ │ │ │ │ - eoreq pc, r4, #112, 8 @ 0x70000000 │ │ │ │ │ - tsteq fp, r8, lsl sl │ │ │ │ │ + eoreq lr, r4, #200, 6 @ 0x20000003 │ │ │ │ │ + tsteq fp, r0, lsr r0 │ │ │ │ │ + eoreq pc, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq fp, r0, lsl sl │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #128, 12 @ 0x8000000 │ │ │ │ │ - tsteq fp, r0, asr r4 │ │ │ │ │ - eoreq sp, r4, #128, 30 @ 0x200 │ │ │ │ │ + eoreq lr, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + tsteq fp, r0, asr #8 │ │ │ │ │ + eoreq sp, r4, #152, 30 @ 0x260 │ │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ │ - eoreq pc, r4, #128, 12 @ 0x8000000 │ │ │ │ │ - tsteq fp, r8, lsl #25 │ │ │ │ │ - eoreq pc, r4, #0, 10 │ │ │ │ │ - tsteq fp, r8, ror #21 │ │ │ │ │ - eoreq pc, r4, #240, 22 @ 0x3c000 │ │ │ │ │ - tsteq fp, r0, ror r4 │ │ │ │ │ - eoreq pc, r4, #32, 30 @ 0x80 │ │ │ │ │ - tsteq fp, r0, ror #15 │ │ │ │ │ - eoreq pc, r4, #224, 30 @ 0x380 │ │ │ │ │ + eoreq pc, r4, #152, 12 @ 0x9800000 │ │ │ │ │ + tsteq fp, r0, lsl #25 │ │ │ │ │ + eoreq pc, r4, #24, 10 @ 0x6000000 │ │ │ │ │ + tsteq fp, r0, ror #21 │ │ │ │ │ + eoreq pc, r4, #8, 24 @ 0x800 │ │ │ │ │ + tsteq fp, r8, ror #8 │ │ │ │ │ + eoreq pc, r4, #56, 30 @ 0xe0 │ │ │ │ │ + tsteq fp, r8, asr #15 │ │ │ │ │ + eoreq r0, r5, #8 │ │ │ │ │ tsteq fp, r0, lsr #17 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #80, 30 @ 0x140 │ │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ │ + eoreq pc, r4, #104, 30 @ 0x1a0 │ │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq sp, r4, #88, 26 @ 0x1600 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #128, 6 │ │ │ │ │ + eoreq pc, r4, #152, 6 @ 0x60000002 │ │ │ │ │ tsteq fp, r0, lsr #17 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #80 @ 0x50 │ │ │ │ │ + eoreq r0, r5, #104 @ 0x68 │ │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #32, 6 @ 0x80000000 │ │ │ │ │ - tsteq fp, r8, lsr #31 │ │ │ │ │ + eoreq lr, r4, #56, 6 @ 0xe0000000 │ │ │ │ │ + @ instruction: 0x011b9f98 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #224, 18 @ 0x380000 │ │ │ │ │ - @ instruction: 0x011bd1d0 │ │ │ │ │ + eoreq pc, r4, #248, 18 @ 0x3e0000 │ │ │ │ │ + tsteq fp, r0, asr #3 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #64, 26 @ 0x1000 │ │ │ │ │ + eoreq lr, r4, #88, 26 @ 0x1600 │ │ │ │ │ tsteq fp, r8 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #112, 26 @ 0x1c00 │ │ │ │ │ - @ instruction: 0x011bd5f8 │ │ │ │ │ + eoreq pc, r4, #136, 26 @ 0x2200 │ │ │ │ │ + @ instruction: 0x011bd5f0 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #128, 18 @ 0x200000 │ │ │ │ │ - tsteq fp, r0, ror r1 │ │ │ │ │ + eoreq pc, r4, #152, 18 @ 0x260000 │ │ │ │ │ + tsteq fp, r0, ror #2 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #0, 28 │ │ │ │ │ + eoreq lr, r4, #24, 28 @ 0x180 │ │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #16, 20 @ 0x10000 │ │ │ │ │ + eoreq sp, r4, #40, 20 @ 0x28000 │ │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #240, 28 @ 0xf00 │ │ │ │ │ + eoreq sp, r4, #8, 30 │ │ │ │ │ tsteq fp, r0, lsr #20 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #48, 16 @ 0x300000 │ │ │ │ │ - @ instruction: 0x011ba6d8 │ │ │ │ │ + eoreq lr, r4, #72, 16 @ 0x480000 │ │ │ │ │ + tsteq fp, r8, lsr r6 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #48, 28 @ 0x300 │ │ │ │ │ + eoreq sp, r4, #72, 28 @ 0x480 │ │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #160, 20 @ 0xa0000 │ │ │ │ │ - tsteq fp, r8, lsr #24 │ │ │ │ │ - eoreq r0, r5, #80, 6 @ 0x40000001 │ │ │ │ │ + eoreq lr, r4, #184, 20 @ 0xb8000 │ │ │ │ │ + tsteq fp, r0, lsr #24 │ │ │ │ │ + eoreq r0, r5, #104, 6 @ 0xa0000001 │ │ │ │ │ @ instruction: 0x011bde90 │ │ │ │ │ - eoreq pc, r4, #16, 8 @ 0x10000000 │ │ │ │ │ + eoreq pc, r4, #40, 8 @ 0x28000000 │ │ │ │ │ @ instruction: 0x011bc998 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #176, 30 @ 0x2c0 │ │ │ │ │ + eoreq sp, r4, #200, 30 @ 0x320 │ │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #240, 16 @ 0xf00000 │ │ │ │ │ - ldrsbeq sp, [fp, -r0] │ │ │ │ │ + eoreq pc, r4, #8, 18 @ 0x20000 │ │ │ │ │ + tsteq fp, r8, lsr #1 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #208, 14 @ 0x3400000 │ │ │ │ │ + eoreq sp, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ tsteq fp, r0, ror #1 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #112, 14 @ 0x1c00000 │ │ │ │ │ - tsteq fp, r0, lsr #11 │ │ │ │ │ + eoreq lr, r4, #136, 14 @ 0x2200000 │ │ │ │ │ + tsteq fp, r0, lsl #11 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #80 @ 0x50 │ │ │ │ │ + eoreq lr, r4, #104 @ 0x68 │ │ │ │ │ tsteq fp, r8, ror #23 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, r5, #160, 2 @ 0x28 │ │ │ │ │ + eoreq r0, r5, #184, 2 @ 0x2e │ │ │ │ │ @ instruction: 0x011bdad0 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #128, 24 @ 0x8000 │ │ │ │ │ + eoreq sp, r4, #152, 24 @ 0x9800 │ │ │ │ │ @ instruction: 0x011b95d8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #96, 10 @ 0x18000000 │ │ │ │ │ - tsteq fp, r8, lsl #6 │ │ │ │ │ - eoreq sp, r4, #112, 8 @ 0x70000000 │ │ │ │ │ - tsteq fp, r0, asr sp │ │ │ │ │ + eoreq lr, r4, #120, 10 @ 0x1e000000 │ │ │ │ │ + tsteq fp, r0, lsl #6 │ │ │ │ │ + eoreq sp, r4, #136, 8 @ 0x88000000 │ │ │ │ │ + tsteq fp, r8, asr #26 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #0, 22 │ │ │ │ │ - tsteq fp, r0, asr #6 │ │ │ │ │ + eoreq pc, r4, #24, 22 @ 0x6000 │ │ │ │ │ + tsteq fp, r0, lsr r3 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #160, 8 @ 0xa0000000 │ │ │ │ │ - @ instruction: 0x011bca98 │ │ │ │ │ + eoreq pc, r4, #184, 8 @ 0xb8000000 │ │ │ │ │ + @ instruction: 0x011bca90 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #128, 24 @ 0x8000 │ │ │ │ │ - tsteq fp, r0, lsl #10 │ │ │ │ │ - eoreq sp, r4, #112, 26 @ 0x1c00 │ │ │ │ │ + eoreq pc, r4, #152, 24 @ 0x9800 │ │ │ │ │ + @ instruction: 0x011bd4f8 │ │ │ │ │ + eoreq sp, r4, #136, 26 @ 0x2200 │ │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #80, 12 @ 0x5000000 │ │ │ │ │ - tsteq fp, r8, lsl r4 │ │ │ │ │ - eoreq lr, r4, #80, 30 @ 0x140 │ │ │ │ │ + eoreq lr, r4, #104, 12 @ 0x6800000 │ │ │ │ │ + tsteq fp, r0, lsl #8 │ │ │ │ │ + eoreq lr, r4, #104, 30 @ 0x1a0 │ │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #16, 26 @ 0x400 │ │ │ │ │ - tsteq fp, r8, lsr #30 │ │ │ │ │ + eoreq lr, r4, #40, 26 @ 0xa00 │ │ │ │ │ + tsteq fp, r0, lsr #30 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #112, 20 @ 0x70000 │ │ │ │ │ + eoreq sp, r4, #136, 20 @ 0x88000 │ │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ │ - eoreq r0, r5, #16, 2 │ │ │ │ │ + eoreq r0, r5, #40, 2 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #96, 16 @ 0x600000 │ │ │ │ │ - @ instruction: 0x011bcff0 │ │ │ │ │ - eoreq pc, r4, #144, 4 │ │ │ │ │ + eoreq pc, r4, #120, 16 @ 0x780000 │ │ │ │ │ + tsteq fp, r8, ror #31 │ │ │ │ │ + eoreq pc, r4, #168, 4 @ 0x8000000a │ │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ │ ... │ │ │ │ │ - eoreq lr, r4, #32, 18 @ 0x80000 │ │ │ │ │ - tsteq fp, r8, ror r8 │ │ │ │ │ + eoreq lr, r4, #56, 18 @ 0xe0000 │ │ │ │ │ + tsteq fp, r0, ror r8 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #0, 28 │ │ │ │ │ + eoreq sp, r4, #24, 28 @ 0x180 │ │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ │ ... │ │ │ │ │ - eoreq pc, r4, #208, 14 @ 0x3400000 │ │ │ │ │ - tsteq fp, r0, lsl lr │ │ │ │ │ - eoreq r0, r5, #32 │ │ │ │ │ + eoreq pc, r4, #232, 14 @ 0x3a00000 │ │ │ │ │ + tsteq fp, r0, lsl #28 │ │ │ │ │ + eoreq r0, r5, #56 @ 0x38 │ │ │ │ │ @ instruction: 0x011bd8d8 │ │ │ │ │ - eoreq r0, r5, #112, 2 │ │ │ │ │ + eoreq r0, r5, #136, 2 @ 0x22 │ │ │ │ │ @ instruction: 0x011bda90 │ │ │ │ │ ... │ │ │ │ │ - eoreq sp, r4, #160, 26 @ 0x2800 │ │ │ │ │ + eoreq sp, r4, #184, 26 @ 0x2e00 │ │ │ │ │ tsteq fp, r8, lsr #17 │ │ │ │ │ - eoreq sp, r4, #32, 12 @ 0x2000000 │ │ │ │ │ - tsteq fp, r0, lsr #30 │ │ │ │ │ + eoreq sp, r4, #56, 12 @ 0x3800000 │ │ │ │ │ + tsteq fp, r8, lsl pc │ │ │ │ │ ... │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl fffdf2c4 <_edata@@Base+0xfdd8c2c4> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, q8, q12 │ │ │ │ │ vrsra.s64 d18, d28, #64 │ │ │ │ │ @ instruction: 0xf8d3134a │ │ │ │ │ @@ -3321110,53 +3321110,53 @@ │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq sl, r8, ror #14 │ │ │ │ │ sbceq sl, r0, r0, lsl #1 │ │ │ │ │ cmpeq r1, r0, asr #29 │ │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ │ tsteq pc, r8, lsr #13 │ │ │ │ │ - strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ ldrdeq r8, [r0], #40 @ 0x28 │ │ │ │ │ - strheq sl, [r1], #32 │ │ │ │ │ + ldrdeq sl, [r1], #40 @ 0x28 │ │ │ │ │ sbceq r2, r1, r8, ror sp │ │ │ │ │ cmpeq r1, r0, lsr #17 │ │ │ │ │ sbceq sp, r0, r8, ror #8 │ │ │ │ │ ldrshteq sp, [pc], r8 │ │ │ │ │ rscseq r8, r9, r0, lsr #2 │ │ │ │ │ ldrdeq r8, [r2], #40 @ 0x28 │ │ │ │ │ - adcseq r1, r4, r8, lsl #20 │ │ │ │ │ + adcseq r1, r4, r0, lsr sl │ │ │ │ │ addeq r3, r0, r0, asr #13 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ adcseq r9, pc, r8, lsl #15 │ │ │ │ │ ldrdeq r1, [r1], #120 @ 0x78 │ │ │ │ │ adcseq r0, r4, r0, asr r8 │ │ │ │ │ sbceq r3, r0, r0, lsr sl │ │ │ │ │ - adcseq sl, pc, r0, asr r8 @ │ │ │ │ │ + adcseq sl, pc, r8, ror r8 @ │ │ │ │ │ adcseq lr, r3, r0, ror #19 │ │ │ │ │ adcseq r4, pc, r8, lsl #5 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ addeq r9, r1, r0, lsr #27 │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ addeq r3, r3, r8, lsl #25 │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ sbceq r5, r2, r0, ror r6 │ │ │ │ │ - sbceq r6, r2, r0, lsl #11 │ │ │ │ │ + sbceq r6, r2, r8, asr r5 │ │ │ │ │ sbceq r8, r1, r8, lsr #26 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ sbceq r7, r2, r8, ror #3 │ │ │ │ │ - sbceq r0, r0, r0, ror #9 │ │ │ │ │ + sbceq r0, r0, r8, lsl #10 │ │ │ │ │ sbcseq r2, r4, r8, lsr ip │ │ │ │ │ ldrshteq lr, [r3], r8 │ │ │ │ │ - strheq ip, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq ip, r2, r0, lsl #16 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ umulleq ip, r1, r8, r6 │ │ │ │ │ sbceq r7, r1, r8, asr #22 │ │ │ │ │ - adcseq r0, r4, r8, lsl #15 │ │ │ │ │ - adcseq r0, r4, r8, lsr ip │ │ │ │ │ + ldrhteq r0, [r4], r0 │ │ │ │ │ + adcseq r0, r4, r0, lsl ip │ │ │ │ │ sbceq lr, r0, r8, asr #27 │ │ │ │ │ ldrsbteq r9, [r3], r0 │ │ │ │ │ adcseq lr, r3, r8, asr #22 │ │ │ │ │ @ instruction: 0x011f35b0 │ │ │ │ │ sbceq r9, r1, r0, lsl #26 │ │ │ │ │ rscseq r1, fp, r8, ror #28 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ @@ -3321227,27 +3321227,27 @@ │ │ │ │ │ sbceq r0, r3, r8, lsr #11 │ │ │ │ │ sbceq r6, r2, r0, lsl #6 │ │ │ │ │ sbceq lr, r2, r0, lsr #22 │ │ │ │ │ addeq r5, r2, r8, ror r8 │ │ │ │ │ addeq ip, r1, r0, lsr #12 │ │ │ │ │ sbceq fp, r1, r8, ror #18 │ │ │ │ │ ldrsbteq r1, [r4], r0 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ │ tsteq pc, r0, asr #11 │ │ │ │ │ adcseq r2, r4, r0, lsr #2 │ │ │ │ │ adcseq lr, r3, r0, lsr #7 │ │ │ │ │ sbceq r9, r3, r8, ror sp │ │ │ │ │ adcseq sl, r3, r8 │ │ │ │ │ sbceq r7, r1, r8, lsl #20 │ │ │ │ │ sbceq r2, r2, r0, lsl #26 │ │ │ │ │ @ instruction: 0x011f57b0 │ │ │ │ │ tsteq pc, r8, lsl r8 @ │ │ │ │ │ tsteq pc, r8, lsl #17 │ │ │ │ │ - sbceq r2, r3, r8, asr r0 │ │ │ │ │ + sbceq r2, r3, r0, lsr r0 │ │ │ │ │ @ instruction: 0x011f58f0 │ │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ │ tsteq pc, r0, lsl #19 │ │ │ │ │ @ instruction: 0x011f59f0 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ tsteq sl, r8, lsr #15 │ │ │ │ │ @ instruction: 0x011f5bb0 │ │ │ │ │ @@ -3321272,15 +3321272,15 @@ │ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ cmpeq r1, r0, asr #2 │ │ │ │ │ tsteq pc, r8, ror #5 │ │ │ │ │ cmpeq r1, r8, asr r1 │ │ │ │ │ tsteq pc, r8, lsl #8 │ │ │ │ │ @ instruction: 0x011f64b0 │ │ │ │ │ - adcseq r1, r4, r8, ror #28 │ │ │ │ │ + umlalseq r1, r4, r0, lr │ │ │ │ │ cmpeq r1, r0, ror r1 │ │ │ │ │ cmpeq r1, r8, lsl #3 │ │ │ │ │ @ instruction: 0x011f6598 │ │ │ │ │ @ instruction: 0x011f65f0 │ │ │ │ │ smulleq ip, r1, r0, lr │ │ │ │ │ cmpeq r1, r0, lsr #3 │ │ │ │ │ ldrheq sp, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ @@ -3321330,26 +3321330,26 @@ │ │ │ │ │ sbceq r6, r1, r8, asr pc │ │ │ │ │ cmpeq r1, r8, lsr #21 │ │ │ │ │ sbcseq r2, r4, r8, asr #17 │ │ │ │ │ sbceq r2, r0, r8, ror #18 │ │ │ │ │ ldrsbeq r9, [r1, #-160] @ 0xffffff60 │ │ │ │ │ sbceq r8, r1, r8, asr #7 │ │ │ │ │ sbceq r7, r1, r0, asr #23 │ │ │ │ │ - sbceq r7, r1, r8, lsr #31 │ │ │ │ │ + ldrdeq r7, [r1], #240 @ 0xf0 │ │ │ │ │ tsteq pc, r8, asr #11 │ │ │ │ │ sbceq lr, r2, r0, asr #18 │ │ │ │ │ sbceq ip, r2, r8, ror #3 │ │ │ │ │ sbceq pc, r2, r8, lsl #20 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ adcseq r9, r9, r0, lsr r0 │ │ │ │ │ ldrheq sp, [r1, #-48] @ 0xffffffd0 │ │ │ │ │ cmpeq r1, r8, asr #7 │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ ldrsheq sp, [r1, #-56] @ 0xffffffc8 │ │ │ │ │ - strheq r7, [r1], #152 @ 0x98 │ │ │ │ │ + sbceq r7, r1, r0, ror #19 │ │ │ │ │ cmpeq r1, r0, lsl r4 │ │ │ │ │ @ instruction: 0x011f78d0 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ smulleq r8, r1, r8, fp │ │ │ │ │ @ instruction: 0x011f7998 │ │ │ │ │ sbceq sl, r3, r0, ror r6 │ │ │ │ │ cmpeq r1, r0, asr #8 │ │ │ │ │ @@ -3321368,27 +3321368,27 @@ │ │ │ │ │ ldrheq sp, [r1, #-72] @ 0xffffffb8 │ │ │ │ │ sbceq r8, r1, r0, lsl #11 │ │ │ │ │ ldrsbeq sp, [r1, #-64] @ 0xffffffc0 │ │ │ │ │ cmpeq r1, r8, ror #9 │ │ │ │ │ sbceq r7, r1, r8, ror r3 │ │ │ │ │ cmpeq r1, r0, lsl #10 │ │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ │ - sbceq r7, r1, r8, lsl #15 │ │ │ │ │ + strheq r7, [r1], #112 @ 0x70 │ │ │ │ │ cmpeq r1, r0, lsr r5 │ │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ │ ldrsheq r9, [r1, #-168] @ 0xffffff58 │ │ │ │ │ @ instruction: 0x011f7ff8 │ │ │ │ │ tsteq pc, r8, asr r0 @ │ │ │ │ │ ldrheq r8, [pc, -r0] │ │ │ │ │ ldrsheq r8, [pc, -r8] │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ sbceq r3, r1, r8, lsr #6 │ │ │ │ │ tsteq pc, r8, asr #3 │ │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ │ - sbceq r0, r2, r8, lsl #15 │ │ │ │ │ + strheq r0, [r2], #112 @ 0x70 │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ smulleq r0, r3, r0, lr │ │ │ │ │ cmpeq r1, r0, ror #10 │ │ │ │ │ cmpeq r1, r8, ror r5 │ │ │ │ │ tsteq pc, r0, lsr #7 │ │ │ │ │ @ instruction: 0x011f83d8 │ │ │ │ │ @ instruction: 0x0151d590 │ │ │ │ │ @@ -3321428,15 +3321428,15 @@ │ │ │ │ │ tsteq pc, r0, lsl #29 │ │ │ │ │ @ instruction: 0x011f8eb8 │ │ │ │ │ @ instruction: 0x011f8ef0 │ │ │ │ │ tsteq pc, r8, lsr #30 │ │ │ │ │ tsteq pc, r0, ror #30 │ │ │ │ │ tsteq pc, r0, ror #31 │ │ │ │ │ ldrsheq sp, [r1, #-80] @ 0xffffffb0 │ │ │ │ │ - adcseq r0, r4, r0, lsl ip │ │ │ │ │ + adcseq r0, r4, r8, lsr ip │ │ │ │ │ tsteq pc, r0, lsr #1 │ │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ │ ldrsbteq r1, [r4], r8 │ │ │ │ │ cmpeq r1, r0, lsr #12 │ │ │ │ │ adcseq r2, r4, r0, lsr #17 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ adcseq lr, r3, r8, lsr #16 │ │ │ │ │ @@ -3321450,15 +3321450,15 @@ │ │ │ │ │ tsteq pc, r0, lsl r4 @ │ │ │ │ │ ldrdeq r2, [r2], #120 @ 0x78 │ │ │ │ │ @ instruction: 0x011fa4b0 │ │ │ │ │ tsteq pc, r8, ror #9 │ │ │ │ │ adcseq lr, r3, r8, ror #13 │ │ │ │ │ sbceq r8, r1, r8, lsl #15 │ │ │ │ │ tsteq pc, r0, ror #11 │ │ │ │ │ - sbceq lr, r2, r0, ror #9 │ │ │ │ │ + sbceq lr, r2, r8, lsl #10 │ │ │ │ │ adcseq fp, pc, r8, ror #8 │ │ │ │ │ sbcseq ip, r4, r8, ror #8 │ │ │ │ │ smullseq fp, r3, r8, fp │ │ │ │ │ ldrsbteq r9, [r9], r0 │ │ │ │ │ tsteq pc, r8, lsr #15 │ │ │ │ │ sbceq r2, r2, r8, asr #12 │ │ │ │ │ sbceq sp, r2, r0, lsr #17 │ │ │ │ │ @@ -3321537,15 +3321537,15 @@ │ │ │ │ │ sbceq pc, r0, r0, lsl #26 │ │ │ │ │ sbceq sl, r1, r8, lsr r2 │ │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ │ tsteq pc, r8, lsr #25 │ │ │ │ │ @ instruction: 0x011fbcf0 │ │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ │ sbceq r3, r2, r0, ror #4 │ │ │ │ │ - sbceq r6, r1, r8, ror #8 │ │ │ │ │ + smulleq r6, r1, r0, r4 │ │ │ │ │ ldrdeq r7, [r1], #40 @ 0x28 │ │ │ │ │ adcseq r1, r4, r0, lsr #22 │ │ │ │ │ cmpeq r1, r0, ror #14 │ │ │ │ │ tsteq pc, r8, asr pc @ │ │ │ │ │ @ instruction: 0x011fbf98 │ │ │ │ │ @ instruction: 0x011fbfd0 │ │ │ │ │ cmpeq r1, r8, asr r0 │ │ │ │ │ @@ -3321590,15 +3321590,15 @@ │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ cmpeq r1, r8, lsr #17 │ │ │ │ │ adcseq r1, r4, r0, ror #4 │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ cmpeq r1, r8, lsl #26 │ │ │ │ │ cmpeq r1, r0, asr #26 │ │ │ │ │ cmpeq r1, r0, asr #17 │ │ │ │ │ - sbceq ip, r2, r0, ror #14 │ │ │ │ │ + sbceq ip, r2, r8, lsr r7 │ │ │ │ │ sbcseq fp, r3, r8, lsr r7 │ │ │ │ │ cmpeq r1, r8, ror lr │ │ │ │ │ strdeq r0, [r3], #168 @ 0xa8 │ │ │ │ │ sbceq r5, r3, r8, ror r3 │ │ │ │ │ ldrdeq r5, [r1], #240 @ 0xf0 │ │ │ │ │ umlalseq pc, pc, r0, lr @ │ │ │ │ │ sbceq r9, r3, r8, ror #8 │ │ │ │ │ @@ -3321620,15 +3321620,15 @@ │ │ │ │ │ cmpeq r1, r8, ror #10 @ │ │ │ │ │ cmpeq r1, r8, ror #11 @ │ │ │ │ │ @ instruction: 0x01519b98 │ │ │ │ │ cmpeq r1, r0, ror #13 @ │ │ │ │ │ sbceq ip, r2, r8, lsr #21 │ │ │ │ │ sbceq sl, r1, r0, lsr #17 │ │ │ │ │ ldrdeq fp, [r1], #80 @ 0x50 │ │ │ │ │ - sbceq r9, r2, r8, lsr #1 │ │ │ │ │ + strdeq r9, [r2], #8 │ │ │ │ │ sbceq sl, r1, r8, asr sl │ │ │ │ │ sbceq sl, r1, r8, ror sp │ │ │ │ │ sbceq sl, r1, r0, lsl ip │ │ │ │ │ sbceq fp, r1, r0, lsr #27 │ │ │ │ │ cmpeq r1, r0, asr #23 │ │ │ │ │ cmpeq r1, r8, lsr fp @ │ │ │ │ │ @ instruction: 0x0151fb90 │ │ │ │ │ @@ -3321957,2044 +3321957,2044 @@ │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ + ldrbvs r7, [pc, -r9, rrx] │ │ │ │ │ + smceq 18066 @ 0x4692 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a0ec8 <__bss_end__@@Base+0xda3818> │ │ │ │ │ - @ instruction: 0x67697232 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a0ed0 <__bss_end__@@Base+0xda3820> │ │ │ │ │ + cmpne r6, r2, lsr r6 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ rsbscs r6, r8, ip, ror #10 │ │ │ │ │ stmdbvs r6!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvc r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a0f08 <__bss_end__@@Base+0xda3858> │ │ │ │ │ - streq r6, [pc, #-3633] @ 14a0293 <__bss_end__@@Base+0xda2be3> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a0f10 <__bss_end__@@Base+0xda3860> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + mcrvs 13, 0, r0, cr4, cr3, {3} │ │ │ │ │ ldmdbvs r2!, {r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ strbvc r6, [r7, #-3681]! @ 0xfffff19f │ │ │ │ │ ldmdbvs r2!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs r5, #511705088 @ 0x1e800000 │ │ │ │ │ + rsbcs r6, pc, sl, ror r5 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a0f50 <__bss_end__@@Base+0xda38a0> │ │ │ │ │ - rsbcs r6, r4, r3, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a0f58 <__bss_end__@@Base+0xda38a8> │ │ │ │ │ + strbpl r2, [sp, #-3891] @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - strbtvc r6, [r3], #-3681 @ 0xfffff19f │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00746567 │ │ │ │ │ svcpl 0x006c6c61 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ svcpl 0x0079625f │ │ │ │ │ strbvs r6, [r2, #-364]! @ 0xfffffe94 │ │ │ │ │ - rsbscs r6, r4, ip, ror #28 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + svcvs 0x0069746c │ │ │ │ │ + stcmi 3, cr7, [pc, #-440]! @ 14a0fac <__bss_end__@@Base+0xda38fc> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a0fb0 <__bss_end__@@Base+0xda3900> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a0fb8 <__bss_end__@@Base+0xda3908> │ │ │ │ │ + @ instruction: 0x56565433 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 14a0ff8 <__bss_end__@@Base+0xda3948> │ │ │ │ │ + streq r0, [pc, #-2099] @ 14a0969 <__bss_end__@@Base+0xda32b9> │ │ │ │ │ ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ hvceq 26128 @ 0x6610 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a0ff0 <__bss_end__@@Base+0xda3940> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a0ff8 <__bss_end__@@Base+0xda3948> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - stmdbvs lr!, {r4, r5, r6, r8, sp, lr} │ │ │ │ │ + ldmdbeq r9, {r4, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbvs r6, [r2, #-2423]! @ 0xfffff689 │ │ │ │ │ stclvs 2, cr7, [r1, #-408]! @ 0xfffffe68 │ │ │ │ │ - cmnvs lr, #423624704 @ 0x19400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1028 <__bss_end__@@Base+0xda3978> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1030 <__bss_end__@@Base+0xda3980> │ │ │ │ │ + uqasxvc r6, ip, r3 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2efc370 <_edata@@Base+0xca9370> │ │ │ │ │ + bvc 2efc378 <_edata@@Base+0xca9378> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ │ + streq r4, [pc, #-2900] @ 14a06b0 <__bss_end__@@Base+0xda3000> │ │ │ │ │ ldrbvs r6, [pc], -r2, ror #12 │ │ │ │ │ svcpl 0x00646e69 │ │ │ │ │ - strbtvc r6, [pc], #-3954 @ 14a1208 <__bss_end__@@Base+0xda3b58> │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + strbtvc r6, [pc], #-3954 @ 14a1210 <__bss_end__@@Base+0xda3b60> │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1060 <__bss_end__@@Base+0xda39b0> │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1068 <__bss_end__@@Base+0xda39b8> │ │ │ │ │ + rsbvc r7, r5, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r3, ror r4 @ │ │ │ │ │ + strbpl r5, [r5], #-883 @ 0xfffffc8d │ │ │ │ │ rsbvs r6, r1, #30976 @ 0x7900 │ │ │ │ │ cmpeq r6, r5, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a10a8 <__bss_end__@@Base+0xda39f8> │ │ │ │ │ - ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14a1268 <__bss_end__@@Base+0xda3bb8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a10b0 <__bss_end__@@Base+0xda3a00> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr1, {1} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14a1270 <__bss_end__@@Base+0xda3bc0> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldclvs 0, cr7, [r0], #-388 @ 0xfffffe7c │ │ │ │ │ hvceq 26665 @ 0x6829 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a10d0 <__bss_end__@@Base+0xda3a20> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a10d8 <__bss_end__@@Base+0xda3a28> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbtpl r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ svcvs 0x0070726f │ │ │ │ │ strbtvc r6, [lr], #-1396 @ 0xfffffa8c │ │ │ │ │ - cmnvs ip, #1073741850 @ 0x4000001a │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1120 <__bss_end__@@Base+0xda3a70> │ │ │ │ │ - svceq 0x006b6332 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1128 <__bss_end__@@Base+0xda3a78> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stclmi 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ + cmnvs r1, #536870918 @ 0x20000006 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [pc, #-1902] @ 14a0bae <__bss_end__@@Base+0xda34fe> │ │ │ │ │ + ldrbvs r6, [pc, #-1902] @ 14a0bb6 <__bss_end__@@Base+0xda3506> │ │ │ │ │ strbtvs r6, [r5], #-621 @ 0xfffffd93 │ │ │ │ │ strbvs r6, [lr, -r4, ror #18]! │ │ │ │ │ rsbvc r6, r5, pc, asr r4 │ │ │ │ │ - @ instruction: 0x464b6874 │ │ │ │ │ + stmdbvs lr!, {r2, r4, r5, r6, fp, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1180 <__bss_end__@@Base+0xda3ad0> │ │ │ │ │ - andscc r0, r8, #51, 30 @ 0xcc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1188 <__bss_end__@@Base+0xda3ad8> │ │ │ │ │ + cmnvs r5, #855638016 @ 0x33000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 14a11c8 <__bss_end__@@Base+0xda3b18> │ │ │ │ │ + ldrgt r5, [r1, #-1585] @ 0xfffff9cf │ │ │ │ │ strbvs r6, [r4, #-368]! @ 0xfffffe90 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a11c0 <__bss_end__@@Base+0xda3b10> │ │ │ │ │ - eorscc r0, r2, r2, lsr fp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a11c8 <__bss_end__@@Base+0xda3b18> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldrbtvc r7, [r0], #-869 @ 0xfffffc9b │ │ │ │ │ - rsbcs r7, r5, r9, ror #12 │ │ │ │ │ + strbtvc r7, [r1], #-869 @ 0xfffffc9b │ │ │ │ │ + ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ subsvc r6, pc, r6, ror r5 @ │ │ │ │ │ - ldmdbvs r4!, {r0, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 2, cr7, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ + @ instruction: 0x160f4532 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1210 <__bss_end__@@Base+0xda3b60> │ │ │ │ │ - cmnvs r5, #855638016 @ 0x33000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1218 <__bss_end__@@Base+0xda3b68> │ │ │ │ │ + rsbcs r7, pc, r3, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r2, #-440]! @ 0xfffffe48 │ │ │ │ │ + subpl r5, r1, #49 @ 0x31 │ │ │ │ │ rsbvc r6, r3, #1073741851 @ 0x4000001b │ │ │ │ │ rsbsvc r6, r8, pc, ror #10 │ │ │ │ │ - cmnvs r4, #1552 @ 0x610 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr4, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1258 <__bss_end__@@Base+0xda3ba8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1260 <__bss_end__@@Base+0xda3bb0> │ │ │ │ │ + ldrbvs r6, [r4, #-3634]! @ 0xfffff1ce │ │ │ │ │ rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ cmpeq r6, pc, ror #6 │ │ │ │ │ cmncc r3, r9, ror #6 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1278 <__bss_end__@@Base+0xda3bc8> │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1280 <__bss_end__@@Base+0xda3bd0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + ldclvs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + svceq 0x00746e65 │ │ │ │ │ strbtvs r6, [r1], #-1394 @ 0xfffffa8e │ │ │ │ │ stmdbvc ip!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a12b8 <__bss_end__@@Base+0xda3c08> │ │ │ │ │ - movtmi r5, #37425 @ 0x9231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a12c0 <__bss_end__@@Base+0xda3c10> │ │ │ │ │ + cmnvs r5, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ rsbcs r6, r4, r1, ror #28 │ │ │ │ │ strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - mcrvs 8, 3, r6, cr15, cr0, {3} │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + mcrvs 8, 3, r6, cr5, cr0, {3} │ │ │ │ │ + rsbsvc r6, r2, #460 @ 0x1cc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1300 <__bss_end__@@Base+0xda3c50> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1308 <__bss_end__@@Base+0xda3c58> │ │ │ │ │ + @ instruction: 0x512d0533 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 14a1348 <__bss_end__@@Base+0xda3c98> │ │ │ │ │ + stcmi 2, cr0, [ip, #-204]! @ 0xffffff34 │ │ │ │ │ svcpl 0x00746962 │ │ │ │ │ cmneq r2, r8, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1340 <__bss_end__@@Base+0xda3c90> │ │ │ │ │ - svcpl 0x006d7532 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1348 <__bss_end__@@Base+0xda3c98> │ │ │ │ │ + mcrvs 4, 3, r7, cr9, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - strbtvc r7, [r5], #-873 @ 0xfffffc97 │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + rsbvc r7, r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ + cmnvc r4, #1073741851 @ 0x4000001b │ │ │ │ │ ldrbvs r7, [r2, #-873]! @ 0xfffffc97 │ │ │ │ │ subsvc r6, pc, r1, ror #24 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1380 <__bss_end__@@Base+0xda3cd0> │ │ │ │ │ - vstrcs.16 s9, [lr, #-102] @ 0xffffff9a @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1388 <__bss_end__@@Base+0xda3cd8> │ │ │ │ │ + rsbcs r6, r5, r3, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr5, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ stmdbvs r4!, {r0, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ smcvs 50947 @ 0xc703 │ │ │ │ │ svcvs 0x00665f79 │ │ │ │ │ ldrbvs r5, [r4, #-3954]! @ 0xfffff08e │ │ │ │ │ @ instruction: 0x666e6978 │ │ │ │ │ - cdpvs 12, 6, cr4, cr9, cr15, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [r7, #-3183]! @ 0xfffff391 │ │ │ │ │ + stmdbmi r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a13e0 <__bss_end__@@Base+0xda3d30> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a13e8 <__bss_end__@@Base+0xda3d38> │ │ │ │ │ + streq r0, [pc, #-2098] @ 14a0d72 <__bss_end__@@Base+0xda36c2> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - cmneq r9, ip, ror #2 │ │ │ │ │ + ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcvs 0x00726863 │ │ │ │ │ ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ strbvc r5, [lr, #-3939]! @ 0xfffff09d │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1428 <__bss_end__@@Base+0xda3d78> │ │ │ │ │ - ldrbvs r6, [r6, #-3891]! @ 0xfffff0cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1430 <__bss_end__@@Base+0xda3d80> │ │ │ │ │ + svcvs 0x00742033 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 14a1468 <__bss_end__@@Base+0xda3db8> │ │ │ │ │ - mrcmi 1, 2, r4, cr4, cr2, {1} │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbtvc r7, [r2], #-371 @ 0xfffffe8d │ │ │ │ │ strbvs r6, [lr, #-1380]! @ 0xfffffa9c │ │ │ │ │ - mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1470 <__bss_end__@@Base+0xda3dc0> │ │ │ │ │ - strbtvc r6, [lr], #-3889 @ 0xfffff0cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1478 <__bss_end__@@Base+0xda3dc8> │ │ │ │ │ + rsbeq r6, r5, r1, lsr r4 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ cmnvs lr, #396 @ 0x18c │ │ │ │ │ cmpeq r6, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a14b0 <__bss_end__@@Base+0xda3e00> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a14b8 <__bss_end__@@Base+0xda3e08> │ │ │ │ │ + svceq 0x00092231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 7, 7, cr6, cr3, cr14, {3} │ │ │ │ │ - subspl r4, r9, r3, ror r8 │ │ │ │ │ + ldmdbvs r3!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ ldclvs 7, cr6, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ - stclcs 5, cr6, [ip, #-392]! @ 0xfffffe78 │ │ │ │ │ - strbmi r5, [sp, #-1329] @ 0xfffffacf │ │ │ │ │ + rsbvs r6, ip, #411041792 @ 0x18800000 │ │ │ │ │ + cmneq r3, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a14f8 <__bss_end__@@Base+0xda3e48> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1500 <__bss_end__@@Base+0xda3e50> │ │ │ │ │ + svceq 0x00094e32 │ │ │ │ │ rsbvs r7, sp, #297795584 @ 0x11c00000 │ │ │ │ │ eorpl r6, r0, #25856 @ 0x6500 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbcs r6, pc, ip, ror #10 │ │ │ │ │ + cmnvs r3, ip, ror #10 │ │ │ │ │ ldclvs 3, cr7, [r0], #-396 @ 0xfffffe74 │ │ │ │ │ cmneq r5, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1528 <__bss_end__@@Base+0xda3e78> │ │ │ │ │ - stmdbvs r4!, {r0, r1, r4, r5, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1530 <__bss_end__@@Base+0xda3e80> │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ - stclvs 0, cr7, [pc], #-456 @ 14a1540 <__bss_end__@@Base+0xda3e90> │ │ │ │ │ - stccs 15, cr0, [r2], {49} @ 0x31 │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ 14a1548 <__bss_end__@@Base+0xda3e98> │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvc r2!, {r0, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmneq r9, pc, asr r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1568 <__bss_end__@@Base+0xda3eb8> │ │ │ │ │ - cmnvc r5, #12544 @ 0x3100 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1570 <__bss_end__@@Base+0xda3ec0> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvc r2!, {r0, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - strbpl r7, [lr, #-878] @ 0xfffffc92 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldrbvs r6, [r3, #-3423]! @ 0xfffff2a1 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1598 <__bss_end__@@Base+0xda3ee8> │ │ │ │ │ - @ instruction: 0x66666933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a15a0 <__bss_end__@@Base+0xda3ef0> │ │ │ │ │ + strbtvc r6, [r1], #-2355 @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvs r7, [r9], #-615 @ 0xfffffd99 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a15d8 <__bss_end__@@Base+0xda3f28> │ │ │ │ │ - strbmi r5, [r1], #-1330 @ 0xffffface │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a15e0 <__bss_end__@@Base+0xda3f30> │ │ │ │ │ + sbcseq r1, r9, r2, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ svcvs 0x006d6572 │ │ │ │ │ hvceq 26198 @ 0x6656 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1610 <__bss_end__@@Base+0xda3f60> │ │ │ │ │ - @ instruction: 0x77656e31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1618 <__bss_end__@@Base+0xda3f68> │ │ │ │ │ + mcreq 3, 0, r4, cr0, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmpvs r6, r5, ror #6 │ │ │ │ │ + rsbscs r7, r3, r5, ror #6 │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ stmdbvs lr!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ strbvc r7, [r8, #-878]! @ 0xfffffc92 │ │ │ │ │ - stmdbvc ip!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnne r3, r4, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1658 <__bss_end__@@Base+0xda3fa8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1660 <__bss_end__@@Base+0xda3fb0> │ │ │ │ │ + svccs 0x00080f33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - cmpvs r6, lr, rrx │ │ │ │ │ + rsbscs r6, r3, lr, ror #10 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r5, #2080374785 @ 0x7c000001 │ │ │ │ │ cmnvs r4, pc, ror #28 │ │ │ │ │ - ldrbvs r7, [pc, #-2418] @ 14a0eca <__bss_end__@@Base+0xda381a> │ │ │ │ │ + ldrbvs r7, [pc, #-2418] @ 14a0ed2 <__bss_end__@@Base+0xda3822> │ │ │ │ │ stmdbvs sp!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcvs 0x005f6e6f │ │ │ │ │ rsbvc r6, r5, #1912602624 @ 0x72000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a16a0 <__bss_end__@@Base+0xda3ff0> │ │ │ │ │ - @ instruction: 0x66656433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a16a8 <__bss_end__@@Base+0xda3ff8> │ │ │ │ │ + ldrbvs r6, [r0, #-3891]! @ 0xfffff0cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - rsbsvc r6, r2, #461373440 @ 0x1b800000 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + cdpvs 5, 7, cr6, cr2, cr14, {3} │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {3} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ - ldmdbvs r2!, {r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + @ instruction: 0x512d056c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a16e8 <__bss_end__@@Base+0xda4038> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a16f0 <__bss_end__@@Base+0xda4040> │ │ │ │ │ + svceq 0x00095432 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 14a16fc <__bss_end__@@Base+0xda404c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 14a1704 <__bss_end__@@Base+0xda4054> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbvs r6, r1, #1654784 @ 0x194000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r5, ror #30 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ strbtvc r6, [lr], #-355 @ 0xfffffe9d │ │ │ │ │ cmpeq r6, r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1720 <__bss_end__@@Base+0xda4070> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1728 <__bss_end__@@Base+0xda4078> │ │ │ │ │ + subspl r4, r4, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + stmdbeq r0, {r0, r1, r4, r5} │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldrbvs r6, [sl, #-2413]! @ 0xfffff693 │ │ │ │ │ - svcvs 0x00706c5f │ │ │ │ │ - strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ + rsbscs r6, r0, pc, asr ip │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1768 <__bss_end__@@Base+0xda40b8> │ │ │ │ │ - svceq 0x00080033 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1770 <__bss_end__@@Base+0xda40c0> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - rsbsvs r6, r8, #108, 10 @ 0x1b000000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r8, ip, ror #10 │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ strbtvc r6, [sp], #-2419 @ 0xfffff68d │ │ │ │ │ smceq 58898 @ 0xe612 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a17a8 <__bss_end__@@Base+0xda40f8> │ │ │ │ │ - svccs 0x000e0032 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a17b0 <__bss_end__@@Base+0xda4100> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, #536870918 @ 0x20000006 │ │ │ │ │ + stclcs 2, cr7, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ rsbvc r6, pc, #120586240 @ 0x7300000 │ │ │ │ │ cmnvs r3, sp, ror #30 │ │ │ │ │ strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1800 <__bss_end__@@Base+0xda4150> │ │ │ │ │ - stcmi 5, cr6, [r0], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1808 <__bss_end__@@Base+0xda4158> │ │ │ │ │ + rsbvs r4, r5, #838860800 @ 0x32000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r4, r4, ror #2 │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmpvs r6, lr, rrx │ │ │ │ │ + rsbscs r6, r3, lr, ror #10 │ │ │ │ │ ldrbtvc r7, [r2], #-371 @ 0xfffffe8d │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ strbvs r6, [r1, -r6, ror #24]! │ │ │ │ │ - strbvc r7, [pc, #-583]! @ 14a17b5 <__bss_end__@@Base+0xda4105> │ │ │ │ │ + streq r0, [pc, #-2048] @ 14a1204 <__bss_end__@@Base+0xda3b54> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1850 <__bss_end__@@Base+0xda41a0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1858 <__bss_end__@@Base+0xda41a8> │ │ │ │ │ + ldmdbeq r4, {r0, r4, r5, r8, r9, ip, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - rsbscs r6, r9, ip, ror #2 │ │ │ │ │ - stmdbeq r6!, {r0, r1, r2, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ rsbeq r6, r2, r4, ror r1 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1890 <__bss_end__@@Base+0xda41e0> │ │ │ │ │ - cmpeq r8, r3, lsr r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1898 <__bss_end__@@Base+0xda41e8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - stclcs 3, cr7, [pc, #-456]! @ 14a1890 <__bss_end__@@Base+0xda41e0> │ │ │ │ │ - ldrbmi r2, [r3, #-3121] @ 0xfffff3cf │ │ │ │ │ + rsbsvc r7, r4, #-939524095 @ 0xc8000001 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ rsbseq r6, r9, fp, ror #10 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a18b8 <__bss_end__@@Base+0xda4208> │ │ │ │ │ - ldmdbpl r8!, {r1, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a18c0 <__bss_end__@@Base+0xda4210> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r7, #276824064 @ 0x10800000 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a18f0 <__bss_end__@@Base+0xda4240> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a18f8 <__bss_end__@@Base+0xda4248> │ │ │ │ │ + strbpl r5, [pc], #-1329 @ 14a1ab4 <__bss_end__@@Base+0xda4404> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbcs r7, r7, r2, asr #10 │ │ │ │ │ ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - cmnvs r7, r9, ror #28 │ │ │ │ │ + rsbcs r6, r7, r9, ror #28 │ │ │ │ │ andeq r1, r0, sl, lsr r5 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1940 <__bss_end__@@Base+0xda4290> │ │ │ │ │ - strbvc r6, [pc, #-1329]! @ 14a15cb <__bss_end__@@Base+0xda3f1b> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1948 <__bss_end__@@Base+0xda4298> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - strbtvc r7, [pc], #-1361 @ 14a1b18 <__bss_end__@@Base+0xda4468> │ │ │ │ │ + rsbscs r6, r3, r2, lsr lr │ │ │ │ │ + strbtvc r7, [pc], #-1361 @ 14a1b20 <__bss_end__@@Base+0xda4470> │ │ │ │ │ rsbvc r2, pc, r5, rrx │ │ │ │ │ strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ - cdpvs 2, 6, cr7, cr15, cr15, {3} │ │ │ │ │ + cmpvs r6, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1978 <__bss_end__@@Base+0xda42c8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1980 <__bss_end__@@Base+0xda42d0> │ │ │ │ │ + strbvs r6, [r6, #-3633]! @ 0xfffff1cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbpl r6, [r5], #-3695 @ 0xfffff191 │ │ │ │ │ + rsbsvc r6, r5, pc, ror #28 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ stclvs 7, cr6, [r1, #-380]! @ 0xfffffe84 │ │ │ │ │ - subspl r6, r0, #1073741851 @ 0x4000001b │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a19c0 <__bss_end__@@Base+0xda4310> │ │ │ │ │ - stmdami r5!, {r1, r4, r5, r8, r9, sl, fp, sp} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a19c8 <__bss_end__@@Base+0xda4318> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 14a19d0 <__bss_end__@@Base+0xda4320> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 14a19d8 <__bss_end__@@Base+0xda4328> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldrbvs r6, [r4, #-357]! @ 0xfffffe9b │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldclvs 1, cr6, [r2], #-396 @ 0xfffffe74 │ │ │ │ │ svcpl 0x006e6f73 │ │ │ │ │ - vstmdbcs pc!, {s13-s126} │ │ │ │ │ - svccs 0x00120f33 │ │ │ │ │ + cmnvs lr, #466944 @ 0x72000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a19f8 <__bss_end__@@Base+0xda4348> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1a00 <__bss_end__@@Base+0xda4350> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - streq r7, [pc, #-876] @ 14a1878 <__bss_end__@@Base+0xda41c8> │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr12, {3} │ │ │ │ │ stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ - svcvs 0x00207265 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #1342177286 @ 0x50000006 │ │ │ │ │ + stcpl 3, cr0, [ip], #-52 @ 0xffffffcc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1a48 <__bss_end__@@Base+0xda4398> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1a50 <__bss_end__@@Base+0xda43a0> │ │ │ │ │ + stmdaeq r0, {r0, r4, r5} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + ldrbpl r7, [r4], -r5, ror #6 │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ mcrvs 14, 3, r6, cr15, cr15, {2} │ │ │ │ │ strbtvc r6, [lr], #-1379 @ 0xfffffa9d │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ rsbcc r6, r9, #6488064 @ 0x630000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1a98 <__bss_end__@@Base+0xda43e8> │ │ │ │ │ - andeq pc, r0, r2, lsr r3 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1aa0 <__bss_end__@@Base+0xda43f0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + stmdbvs r1!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ stclvs 1, cr6, [r2], #-464 @ 0xfffffe30 │ │ │ │ │ cmpeq r6, r5, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1ad8 <__bss_end__@@Base+0xda4428> │ │ │ │ │ - strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1ae0 <__bss_end__@@Base+0xda4430> │ │ │ │ │ + ldrbpl r7, [r4, #-1331]! @ 0xfffffacd │ │ │ │ │ strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ rsbcs r6, lr, r2, ror r1 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ rsbvc r6, r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cdpvs 7, 6, cr6, cr1, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #28835840 @ 0x1b80000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1b10 <__bss_end__@@Base+0xda4460> │ │ │ │ │ - cmnvc r9, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1b18 <__bss_end__@@Base+0xda4468> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, r8, sl, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r5, #-1811939327 @ 0x94000001 │ │ │ │ │ + rsbcs r7, pc, r5, ror #6 │ │ │ │ │ ldrbvs r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ stmdbvs r4!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ smcvs 50947 @ 0xc703 │ │ │ │ │ - svceq 0x006b7379 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1b58 <__bss_end__@@Base+0xda44a8> │ │ │ │ │ - stmdbpl r8, {r1, r4, r5, r8, sl, fp, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1b60 <__bss_end__@@Base+0xda44b0> │ │ │ │ │ + @ instruction: 0x676e6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - cmneq r9, ip, ror #2 │ │ │ │ │ + ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ cmnvs r4, r2, ror #10 │ │ │ │ │ @ instruction: 0x6772615f │ │ │ │ │ ldrbvc r5, [r3, #-3955]! @ 0xfffff08d │ │ │ │ │ svcvs 0x00745f6d │ │ │ │ │ strbtvc r6, [lr], #-2399 @ 0xfffff6a1 │ │ │ │ │ rsbvc r6, r5, #26476544 @ 0x1940000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1ba8 <__bss_end__@@Base+0xda44f8> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1bb0 <__bss_end__@@Base+0xda4500> │ │ │ │ │ + rsbvs r7, sp, #205520896 @ 0xc400000 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x47524573 │ │ │ │ │ stclvs 5, cr6, [r3], #-400 @ 0xfffffe70 │ │ │ │ │ svcpl 0x00657261 │ │ │ │ │ strbtvc r6, [r9], #-3701 @ 0xfffff18b │ │ │ │ │ mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ cmnvc r2, #494927872 @ 0x1d800000 │ │ │ │ │ - rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + svcvs 0x006e6f69 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1bf0 <__bss_end__@@Base+0xda4540> │ │ │ │ │ - @ instruction: 0x07736533 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1bf8 <__bss_end__@@Base+0xda4548> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ + rsbsvs r7, r3, #1761607680 @ 0x69000000 │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrtvs r6, [r3], #-3440 @ 0xfffff290 │ │ │ │ │ - strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ + rsbspl r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1c38 <__bss_end__@@Base+0xda4588> │ │ │ │ │ - cmpeq r6, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1c40 <__bss_end__@@Base+0xda4590> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ ldmdavs r3!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1c60 <__bss_end__@@Base+0xda45b0> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1c68 <__bss_end__@@Base+0xda45b8> │ │ │ │ │ + stclvs 15, cr6, [sp, #-200]! @ 0xffffff38 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ rsbsvc r6, r3, r7, asr #30 │ │ │ │ │ cmpeq r6, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1c98 <__bss_end__@@Base+0xda45e8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1ca0 <__bss_end__@@Base+0xda45f0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r9, ip, sp, lr} │ │ │ │ │ + svcmi 0x00497265 │ │ │ │ │ cmnvs r4, sl, ror r5 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1cd8 <__bss_end__@@Base+0xda4628> │ │ │ │ │ - cmnvs r2, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1ce0 <__bss_end__@@Base+0xda4630> │ │ │ │ │ + pushmi {r1, r4, r5, ip, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - svcvs 0x00207479 │ │ │ │ │ - cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #484 @ 0x1e4 │ │ │ │ │ + subspl r4, r4, #322961408 @ 0x13400000 │ │ │ │ │ rsbsvc r6, r4, #1073741851 @ 0x4000001b │ │ │ │ │ rsbscs r7, r0, r9, ror #16 │ │ │ │ │ - eorseq r3, lr, ip, lsr r1 │ │ │ │ │ - mrseq r8, (UNDEF: 102) │ │ │ │ │ + ldmdbvs lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1d28 <__bss_end__@@Base+0xda4678> │ │ │ │ │ - @ instruction: 0x412f0133 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1d30 <__bss_end__@@Base+0xda4680> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - andeq r5, r0, r1, ror #28 │ │ │ │ │ - mrseq r8, (UNDEF: 102) │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ cmnvs sp, r1, ror #4 │ │ │ │ │ stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - @ instruction: 0x512d0570 │ │ │ │ │ + strbtvc r6, [r5], #-3440 @ 0xfffff290 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1d78 <__bss_end__@@Base+0xda46c8> │ │ │ │ │ - cmnvs r2, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1d80 <__bss_end__@@Base+0xda46d0> │ │ │ │ │ + svceq 0x00094b32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - rsbcs r7, r1, r2, ror #4 │ │ │ │ │ + stclvs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ cmnvc r7, #268435462 @ 0x10000006 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1dc8 <__bss_end__@@Base+0xda4718> │ │ │ │ │ - cmpeq r6, r1, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1dd0 <__bss_end__@@Base+0xda4720> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ stmdavs r3!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 1, cr6, [sp, #-416]! @ 0xfffffe60 │ │ │ │ │ - ldrbtpl r7, [r3], #-613 @ 0xfffffd9b │ │ │ │ │ - strtvs r6, [r0], -r8, ror #10 │ │ │ │ │ + andeq r7, r0, r5, ror #4 │ │ │ │ │ + mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1e10 <__bss_end__@@Base+0xda4760> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1e18 <__bss_end__@@Base+0xda4768> │ │ │ │ │ + stmdavs r7!, {r0, r1, r4, r5, sp} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - svceq 0x0008736c │ │ │ │ │ - ldrbpl r2, [r1, #-3333] @ 0xfffff2fb │ │ │ │ │ + cdpvs 3, 6, cr7, cr1, cr12, {3} │ │ │ │ │ + rsbsvc r6, r8, pc, asr r5 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldrbvs r3, [pc, #-1640] @ 14a19a4 <__bss_end__@@Base+0xda42f4> │ │ │ │ │ - strbtvs r6, [pc], #-878 @ 14a2010 <__bss_end__@@Base+0xda4960> │ │ │ │ │ - stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + ldrbvs r3, [pc, #-1640] @ 14a19ac <__bss_end__@@Base+0xda42fc> │ │ │ │ │ + strbtvs r6, [pc], #-878 @ 14a2018 <__bss_end__@@Base+0xda4968> │ │ │ │ │ + ldrbpl r4, [r4], -r5, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1e68 <__bss_end__@@Base+0xda47b8> │ │ │ │ │ - strbtvc r6, [lr], #-1331 @ 0xfffffacd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1e70 <__bss_end__@@Base+0xda47c0> │ │ │ │ │ + strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 14a1eb0 <__bss_end__@@Base+0xda4800> │ │ │ │ │ + mcrrmi 4, 3, r4, r5, cr2 │ │ │ │ │ svcvs 0x006c6c61 │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1eb0 <__bss_end__@@Base+0xda4800> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1eb8 <__bss_end__@@Base+0xda4808> │ │ │ │ │ + rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvc r6, [lr], #-2403 @ 0xfffff69d │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1ee8 <__bss_end__@@Base+0xda4838> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1ef0 <__bss_end__@@Base+0xda4840> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - rsbvs r7, r1, #-939524095 @ 0xc8000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r7, r2, r2, ror r3 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ svcvs 0x006c6f63 │ │ │ │ │ hvceq 26658 @ 0x6822 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1f10 <__bss_end__@@Base+0xda4860> │ │ │ │ │ - cmpeq r6, r1, lsr r2 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14a20d0 <__bss_end__@@Base+0xda4a20> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1f18 <__bss_end__@@Base+0xda4868> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14a20d8 <__bss_end__@@Base+0xda4a28> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ strbvs r6, [ip, #-2406]! @ 0xfffff69a │ │ │ │ │ cmnvs r5, pc, asr r3 │ │ │ │ │ svcpl 0x00686372 │ │ │ │ │ @ instruction: 0x67617375 │ │ │ │ │ - rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ + mrrcmi 3, 6, r7, r0, cr5 │ │ │ │ │ + ldmdbeq r9, {r0, r3, r6, r9, sl, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1f48 <__bss_end__@@Base+0xda4898> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1f50 <__bss_end__@@Base+0xda48a0> │ │ │ │ │ + ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ @ instruction: 0x61207475 │ │ │ │ │ svcmi 0x0020646e │ │ │ │ │ ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - stclcs 6, cr6, [pc, #-464]! @ 14a1f68 <__bss_end__@@Base+0xda48b8> │ │ │ │ │ - subpl r4, sp, r1, lsr r9 │ │ │ │ │ + cmnvs lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r6, [fp, #-372]! @ 0xfffffe8c │ │ │ │ │ cmnvs r8, pc, asr r3 │ │ │ │ │ stclvs 14, cr6, [r5], #-440 @ 0xfffffe48 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1fa0 <__bss_end__@@Base+0xda48f0> │ │ │ │ │ - strbtvc r6, [pc], #-3123 @ 14a215c <__bss_end__@@Base+0xda4aac> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1fa8 <__bss_end__@@Base+0xda48f8> │ │ │ │ │ + streq r0, [pc, #-2355] @ 14a1831 <__bss_end__@@Base+0xda4181> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cmnvc lr, #432013312 @ 0x19c00000 │ │ │ │ │ hvceq 26329 @ 0x66d9 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a1fe0 <__bss_end__@@Base+0xda4930> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a1fe8 <__bss_end__@@Base+0xda4938> │ │ │ │ │ + stmdbmi lr, {r1, r4, r5, r8, sl, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ 14a1c56 <__bss_end__@@Base+0xda45a6> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 14a1c5e <__bss_end__@@Base+0xda45ae> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbvs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r3, ror pc │ │ │ │ │ + rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmneq lr, r7, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2030 <__bss_end__@@Base+0xda4980> │ │ │ │ │ - mcrvs 12, 3, r6, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2038 <__bss_end__@@Base+0xda4988> │ │ │ │ │ + @ instruction: 0x46302d32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ strbtvc r7, [r2], #-1363 @ 0xfffffaad │ │ │ │ │ strbtvc r6, [r3], #-370 @ 0xfffffe8e │ │ │ │ │ - rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbcs r6, lr, r9, ror #30 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2070 <__bss_end__@@Base+0xda49c0> │ │ │ │ │ - ldrbvs r7, [r3, #-49]! @ 0xffffffcf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2078 <__bss_end__@@Base+0xda49c8> │ │ │ │ │ + ldmdbvs r6!, {r0, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x532c0533 │ │ │ │ │ cmnvs r1, #116, 4 @ 0x40000007 │ │ │ │ │ rsbvc r5, pc, r5, ror #30 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a20a8 <__bss_end__@@Base+0xda49f8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a20b0 <__bss_end__@@Base+0xda4a00> │ │ │ │ │ + rsbvs r7, pc, #536870915 @ 0x20000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - stmdbvs lr!, {r0, r1, r2, r5, r6, r8, sp, lr} │ │ │ │ │ + subspl r4, r9, r7, ror #16 │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a20f0 <__bss_end__@@Base+0xda4a40> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a20f8 <__bss_end__@@Base+0xda4a48> │ │ │ │ │ + cmnvs r5, r2, lsr r1 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 14a2100 <__bss_end__@@Base+0xda4a50> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 14a2108 <__bss_end__@@Base+0xda4a58> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - cmnvs pc, r5, ror #24 │ │ │ │ │ + svceq 0x00095465 │ │ │ │ │ rsbvs r6, r5, #436 @ 0x1b4 │ │ │ │ │ cmneq r3, r9, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2120 <__bss_end__@@Base+0xda4a70> │ │ │ │ │ - svcmi 0x00555132 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2128 <__bss_end__@@Base+0xda4a78> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ cdpvs 3, 6, cr7, cr9, cr1, {3} │ │ │ │ │ cmpeq r6, r8, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2158 <__bss_end__@@Base+0xda4aa8> │ │ │ │ │ - ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2160 <__bss_end__@@Base+0xda4ab0> │ │ │ │ │ + cmpeq r6, r1, lsr r2 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 14a2160 <__bss_end__@@Base+0xda4ab0> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ 14a2168 <__bss_end__@@Base+0xda4ab8> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - cmpvs r6, lr, ror #6 │ │ │ │ │ + rsbscs r7, r3, lr, ror #6 │ │ │ │ │ svcvs 0x00707865 │ │ │ │ │ cmpeq r6, lr, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2198 <__bss_end__@@Base+0xda4ae8> │ │ │ │ │ - strbpl r4, [r1], #-3889 @ 0xfffff0cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a21a0 <__bss_end__@@Base+0xda4af0> │ │ │ │ │ + rsbvc r7, pc, r1, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ hvceq 26421 @ 0x6735 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a21e0 <__bss_end__@@Base+0xda4b30> │ │ │ │ │ - rsbvs r7, pc, #536870915 @ 0x20000003 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a21e8 <__bss_end__@@Base+0xda4b38> │ │ │ │ │ + mrceq 6, 2, r5, cr6, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - ldclmi 14, cr6, [r4, #-404]! @ 0xfffffe6c │ │ │ │ │ + ldrbvs r6, [r4, #-3685]! @ 0xfffff19b │ │ │ │ │ svcvs 0x00736c64 │ │ │ │ │ cmpvc pc, #100, 10 @ 0x19000000 │ │ │ │ │ - ldmdbvs r0!, {r2, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r0, #-464]! @ 0xfffffe30 │ │ │ │ │ + svceq 0x00086132 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2230 <__bss_end__@@Base+0xda4b80> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2238 <__bss_end__@@Base+0xda4b88> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - cdpvs 3, 6, cr6, cr11, cr1, {3} │ │ │ │ │ - rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [fp, #-865]! @ 0xfffffc9f │ │ │ │ │ + rsbpl r7, r1, r2, ror #4 │ │ │ │ │ strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ uqsub16vs r5, lr, r3 │ │ │ │ │ stclvs 6, cr7, [r1], #-404 @ 0xfffffe6c │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r4, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2278 <__bss_end__@@Base+0xda4bc8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2280 <__bss_end__@@Base+0xda4bd0> │ │ │ │ │ + streq r0, [pc, #-2099] @ 14a1c09 <__bss_end__@@Base+0xda4559> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ + strbtvc r6, [pc], #-3955 @ 14a2460 <__bss_end__@@Base+0xda4db0> │ │ │ │ │ + mcrvs 3, 3, r6, cr15, cr3, {3} │ │ │ │ │ @ instruction: 0x6c6c6966 │ │ │ │ │ mcrvs 4, 3, r6, cr5, cr15, {2} │ │ │ │ │ ldmdbvc r4!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - svcmi 0x00454774 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a22c0 <__bss_end__@@Base+0xda4c10> │ │ │ │ │ - mcrmi 15, 2, r4, cr7, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a22c8 <__bss_end__@@Base+0xda4c18> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x6665645f │ │ │ │ │ strbtvc r7, [ip], #-1377 @ 0xfffffa9f │ │ │ │ │ svcpl 0x0064325f │ │ │ │ │ rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - ldmdbeq r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + ldmdbvs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2308 <__bss_end__@@Base+0xda4c58> │ │ │ │ │ - andne r4, pc, #205520896 @ 0xc400000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2310 <__bss_end__@@Base+0xda4c60> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldrbmi r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ - mrceq 6, 2, r5, cr6, cr4, {2} │ │ │ │ │ + ldrbvc r6, [r9, #-364]! @ 0xfffffe94 │ │ │ │ │ + cmneq r3, sp, ror #28 │ │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stccc 3, cr7, [r0], #-468 @ 0xfffffe2c │ │ │ │ │ - ldmdbvs r8!, {r0, r4, r5, r9, sl, fp, ip, sp}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr3, [pc, #-196]! @ 14a243c <__bss_end__@@Base+0xda4d8c> │ │ │ │ │ + strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2350 <__bss_end__@@Base+0xda4ca0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2358 <__bss_end__@@Base+0xda4ca8> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 14a2398 <__bss_end__@@Base+0xda4ce8> │ │ │ │ │ + @ instruction: 0x56544532 │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ stmdbvs pc!, {r2, r4, r5, r6, ip, sp, lr}^ @ │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2398 <__bss_end__@@Base+0xda4ce8> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a23a0 <__bss_end__@@Base+0xda4cf0> │ │ │ │ │ + cmnvc r9, #50, 30 @ 0xc8 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-404]! @ 14a23ec <__bss_end__@@Base+0xda4d3c> │ │ │ │ │ - ldrbmi r2, [r3, #-3122] @ 0xfffff3ce │ │ │ │ │ + cmnvs lr, #-1811939327 @ 0x94000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbsvc r6, r8, r2, ror #30 │ │ │ │ │ cmneq r4, ip, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a23e0 <__bss_end__@@Base+0xda4d30> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a23e8 <__bss_end__@@Base+0xda4d38> │ │ │ │ │ + rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stmdbvs lr!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + streq r7, [pc, #-872] @ 14a226c <__bss_end__@@Base+0xda4bbc> │ │ │ │ │ ldrbvs r6, [r4, #-1395]! @ 0xfffffa8d │ │ │ │ │ cmneq r8, ip, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2428 <__bss_end__@@Base+0xda4d78> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2430 <__bss_end__@@Base+0xda4d80> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, r2, ror #4 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldrbvc r6, [pc], #-365 @ 14a2624 <__bss_end__@@Base+0xda4f74> │ │ │ │ │ + ldrbvc r6, [pc], #-365 @ 14a262c <__bss_end__@@Base+0xda4f7c> │ │ │ │ │ ldrbtvs r6, [r0], #-3429 @ 0xfffff29b │ │ │ │ │ - ldmdbvs r2!, {r0, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + svceq 0x00097269 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2480 <__bss_end__@@Base+0xda4dd0> │ │ │ │ │ - rsbvs r7, sp, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2488 <__bss_end__@@Base+0xda4dd8> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - ldmdbmi r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r4, #1616 @ 0x650 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ - strbmi r7, [pc, -r9, ror #16] │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a24d0 <__bss_end__@@Base+0xda4e20> │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a24d8 <__bss_end__@@Base+0xda4e28> │ │ │ │ │ + rsbcs r6, lr, r2, lsr r1 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stclvs 5, cr7, [ip], #-444 @ 0xfffffe44 │ │ │ │ │ cmpvs r2, r9, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 14a24e4 <__bss_end__@@Base+0xda4e34> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 14a24ec <__bss_end__@@Base+0xda4e3c> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvc r0!, {r0, r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ andeq r7, r0, lr, rrx │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2508 <__bss_end__@@Base+0xda4e58> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2510 <__bss_end__@@Base+0xda4e60> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - rsbseq r6, r2, r3, ror pc │ │ │ │ │ - mrseq r8, (UNDEF: 102) │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x77656b73 │ │ │ │ │ cmnvc r3, #461373440 @ 0x1b800000 │ │ │ │ │ stmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ │ stclvs 5, cr7, [ip], #-392 @ 0xfffffe78 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2550 <__bss_end__@@Base+0xda4ea0> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2558 <__bss_end__@@Base+0xda4ea8> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - svceq 0x00656c62 │ │ │ │ │ + cmneq r5, r2, ror #24 │ │ │ │ │ stmdavs lr!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2580 <__bss_end__@@Base+0xda4ed0> │ │ │ │ │ - svcmi 0x004c4631 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2588 <__bss_end__@@Base+0xda4ed8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 14a2588 <__bss_end__@@Base+0xda4ed8> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ 14a2590 <__bss_end__@@Base+0xda4ee0> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - strbmi r7, [r2], -lr, ror #6 │ │ │ │ │ + cmpeq r6, lr, ror #6 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmneq r0, r5, ror #16 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a25c0 <__bss_end__@@Base+0xda4f10> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ 14a277c <__bss_end__@@Base+0xda50cc> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a25c8 <__bss_end__@@Base+0xda4f18> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ rsbcs r6, r5, r2, ror #24 │ │ │ │ │ - @ instruction: 0x676f7250 │ │ │ │ │ + strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ cmnvs r5, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00706d6f │ │ │ │ │ - cmneq r3, r3, ror r5 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2600 <__bss_end__@@Base+0xda4f50> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2608 <__bss_end__@@Base+0xda4f58> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbsmi r6, r3, #29440 @ 0x7300 │ │ │ │ │ + hvceq 26659 @ 0x6823 │ │ │ │ │ cmnvc r3, #-2147483620 @ 0x8000001c │ │ │ │ │ cmnvs r9, pc, ror #6 │ │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + streq r0, [pc, #-2353] @ 14a1ecb <__bss_end__@@Base+0xda481b> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2648 <__bss_end__@@Base+0xda4f98> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2650 <__bss_end__@@Base+0xda4fa0> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs r5, pc, ror #28 │ │ │ │ │ - ldrbpl r7, [r2], #-108 @ 0xffffff94 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclvs 6, cr6, [r1], #-392 @ 0xfffffe78 │ │ │ │ │ svcvs 0x006f726c │ │ │ │ │ - stclcs 3, cr7, [pc, #-464]! @ 14a2670 <__bss_end__@@Base+0xda4fc0> │ │ │ │ │ - stcvc 6, cr5, [lr], {51} @ 0x33 │ │ │ │ │ + cmnvs lr, #116, 6 @ 0xd0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2698 <__bss_end__@@Base+0xda4fe8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a26a0 <__bss_end__@@Base+0xda4ff0> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - strbpl r5, [r5], #-883 @ 0xfffffc8d │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ @ instruction: 0x776f6873 │ │ │ │ │ rsbvs r6, r1, #24320 @ 0x5f00 │ │ │ │ │ - stclcs 12, cr6, [pc, #-404]! @ 14a26f4 <__bss_end__@@Base+0xda5044> │ │ │ │ │ - @ instruction: 0x060f0732 │ │ │ │ │ + svcvs 0x00706c65 │ │ │ │ │ + strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a26e0 <__bss_end__@@Base+0xda5030> │ │ │ │ │ - strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a26e8 <__bss_end__@@Base+0xda5038> │ │ │ │ │ + cmnvs r9, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 14a2720 <__bss_end__@@Base+0xda5070> │ │ │ │ │ - svceq 0x00080032 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r6, r5, fp, ror #10 │ │ │ │ │ cmnvs pc, r6, ror #24 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2728 <__bss_end__@@Base+0xda5078> │ │ │ │ │ - rsbvs r6, sp, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2730 <__bss_end__@@Base+0xda5080> │ │ │ │ │ + cmnvs r9, #268435459 @ 0x10000003 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbtpl r6, [r3], #-3169 @ 0xfffff39f │ │ │ │ │ andeq r6, r0, r7, ror #30 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2768 <__bss_end__@@Base+0xda50b8> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2770 <__bss_end__@@Base+0xda50c0> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ ldrbvc r6, [r4, #-1395]! @ 0xfffffa8d │ │ │ │ │ strbvc r5, [r1, #-3952]! @ 0xfffff090 │ │ │ │ │ svcvs 0x006c6f74 │ │ │ │ │ - stclmi 4, cr6, [r4, #-388] @ 0xfffffe7c │ │ │ │ │ + cdpvs 4, 6, cr6, cr15, cr1, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a27b0 <__bss_end__@@Base+0xda5100> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a27b8 <__bss_end__@@Base+0xda5108> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ 14a2426 <__bss_end__@@Base+0xda4d76> │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 14a242e <__bss_end__@@Base+0xda4d7e> │ │ │ │ │ subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ 14a27d4 <__bss_end__@@Base+0xda5124> │ │ │ │ │ - mcrrmi 7, 3, r4, r6, cr3 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbseq r6, r3, r3, ror #30 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2800 <__bss_end__@@Base+0xda5150> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2808 <__bss_end__@@Base+0xda5158> │ │ │ │ │ + rsbvc r7, r1, r1, lsr r2 │ │ │ │ │ @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 14a2808 <__bss_end__@@Base+0xda5158> │ │ │ │ │ + stclvs 14, cr6, [pc, #-444]! @ 14a2810 <__bss_end__@@Base+0xda5160> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr3, {3} │ │ │ │ │ stmdbvc r8, {r2, r5, r6, sp}^ │ │ │ │ │ rsbsvs r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ │ cmnvs r9, #28416 @ 0x6f00 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + svceq 0x0008736e │ │ │ │ │ ldclvs 1, cr6, [r2], #-396 @ 0xfffffe74 │ │ │ │ │ svcpl 0x006e6f73 │ │ │ │ │ - cmnvs lr, #119537664 @ 0x7200000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 6, 3, r6, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2848 <__bss_end__@@Base+0xda5198> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2850 <__bss_end__@@Base+0xda51a0> │ │ │ │ │ + @ instruction: 0x77617231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - strbtvs r7, [lr], #-876 @ 0xfffffc94 │ │ │ │ │ + cmnvs r9, ip, ror #6 │ │ │ │ │ mcrvs 13, 3, r6, cr9, cr3, {3} │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2890 <__bss_end__@@Base+0xda51e0> │ │ │ │ │ - cmpeq r6, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2898 <__bss_end__@@Base+0xda51e8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - svcvs 0x00637363 │ │ │ │ │ - cdpvs 0, 6, cr7, cr15, cr13, {3} │ │ │ │ │ + cmnvc r4, #-1946157055 @ 0x8c000001 │ │ │ │ │ + ldmdbmi r2, {r0, r2, r3, r6, r8, sl, lr}^ │ │ │ │ │ ldrbtvc r6, [r3], #-2412 @ 0xfffff694 │ │ │ │ │ ldrbvs r6, [r4, #-1647]! @ 0xfffff991 │ │ │ │ │ - ldmdbvs r8!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-440]! @ 14a28e0 <__bss_end__@@Base+0xda5230> │ │ │ │ │ + streq r0, [pc, #-2354] @ 14a216a <__bss_end__@@Base+0xda4aba> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a28e8 <__bss_end__@@Base+0xda5238> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a28f0 <__bss_end__@@Base+0xda5240> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + ldrbpl r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + svceq 0x0045544f │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ stclvs 2, cr7, [r9, #-464]! @ 0xfffffe30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2928 <__bss_end__@@Base+0xda5278> │ │ │ │ │ - strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2930 <__bss_end__@@Base+0xda5280> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbscs r7, r2, r5, ror #6 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svcpl 0x00627365 │ │ │ │ │ + strbpl r6, [r5, -pc, ror #8]! │ │ │ │ │ cmnvs r5, #115 @ 0x73 │ │ │ │ │ cmneq r4, r9, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2970 <__bss_end__@@Base+0xda52c0> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2978 <__bss_end__@@Base+0xda52c8> │ │ │ │ │ + streq r0, [pc, #-2097] @ 14a2303 <__bss_end__@@Base+0xda4c53> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - cdpvs 15, 6, cr6, cr14, cr9, {3} │ │ │ │ │ + rsbvc r6, lr, r9, ror #30 │ │ │ │ │ @ instruction: 0x775f7274 │ │ │ │ │ svcpl 0x006e7261 │ │ │ │ │ svcpl 0x00646162 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ stclvs 3, cr6, [r1], #-380 @ 0xfffffe84 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-432]! @ 14a29c8 <__bss_end__@@Base+0xda5318> │ │ │ │ │ + @ instruction: 0x412d4332 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a29c8 <__bss_end__@@Base+0xda5318> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a29d0 <__bss_end__@@Base+0xda5320> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ rsbsvc r7, r4, #2080374785 @ 0x7c000001 │ │ │ │ │ svcpl 0x00676e69 │ │ │ │ │ ldrbvc r6, [r0, #-3689]! @ 0xfffff197 │ │ │ │ │ ldrbtvc r5, [r3], #-3956 @ 0xfffff08c │ │ │ │ │ stclvs 5, cr6, [r1, #-456]! @ 0xfffffe38 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2a20 <__bss_end__@@Base+0xda5370> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2a28 <__bss_end__@@Base+0xda5378> │ │ │ │ │ + stmdbvc ip!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldclvs 5, cr7, [r4, #-448]! @ 0xfffffe40 │ │ │ │ │ + mrccs 5, 3, r7, cr4, cr0, {3} │ │ │ │ │ cmpvc pc, #116, 4 @ 0x40000007 │ │ │ │ │ ldrbvs r6, [r4, #-372]! @ 0xfffffe8c │ │ │ │ │ rsbvc r7, r1, #99614720 @ 0x5f00000 │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + stmdaeq r0, {r0, r1, r4, r5, r6} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2a58 <__bss_end__@@Base+0xda53a8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2a60 <__bss_end__@@Base+0xda53b0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ + strbeq r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ strbtvc r6, [r3], #-1398 @ 0xfffffa8a │ │ │ │ │ cmpeq r6, pc, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2aa0 <__bss_end__@@Base+0xda53f0> │ │ │ │ │ - svceq 0x00093732 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2aa8 <__bss_end__@@Base+0xda53f8> │ │ │ │ │ + @ instruction: 0x46206c32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ @ instruction: 0x77656976 │ │ │ │ │ mrseq r8, (UNDEF: 102) │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2ad8 <__bss_end__@@Base+0xda5428> │ │ │ │ │ - ldrcc r0, [r1, #-1586]! @ 0xfffff9ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2ae0 <__bss_end__@@Base+0xda5430> │ │ │ │ │ + cmnvs sp, r2, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ mrcvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2b10 <__bss_end__@@Base+0xda5460> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2b18 <__bss_end__@@Base+0xda5468> │ │ │ │ │ + svceq 0x00091731 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - cmpvs r6, r3, ror r0 │ │ │ │ │ + rsbscs r6, r3, r3, ror r5 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ cmpeq r6, lr, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2b40 <__bss_end__@@Base+0xda5490> │ │ │ │ │ - rsbsvc r7, r4, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2b48 <__bss_end__@@Base+0xda5498> │ │ │ │ │ + stmdbcc lr!, {r0, r1, r4, r5, ip, sp} │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldmdaeq r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ svcpl 0x00746573 │ │ │ │ │ ldrbtvc r6, [r2], #-1398 @ 0xfffffa8a │ │ │ │ │ mrrcvs 8, 6, r7, pc, cr5 @ │ │ │ │ │ stclvs 2, cr6, [r5], #-388 @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2b78 <__bss_end__@@Base+0xda54c8> │ │ │ │ │ - strbtvs r6, [lr], #-307 @ 0xfffffecd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2b80 <__bss_end__@@Base+0xda54d0> │ │ │ │ │ + cmnvs r9, r3, lsr r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 14a2bb8 <__bss_end__@@Base+0xda5508> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldrbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ subsvs r7, pc, #1912602624 @ 0x72000000 │ │ │ │ │ strbvc r5, [ip, #-3961]! @ 0xfffff087 │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2bc0 <__bss_end__@@Base+0xda5510> │ │ │ │ │ - mcrvs 4, 3, r7, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2bc8 <__bss_end__@@Base+0xda5518> │ │ │ │ │ + streq r0, [pc, #-2099] @ 14a2551 <__bss_end__@@Base+0xda4ea1> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs lr, #406847488 @ 0x18400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldrbvs r6, [r7, #-3952]! @ 0xfffff090 │ │ │ │ │ cmnvc r9, #1912602624 @ 0x72000000 │ │ │ │ │ - rsbvs r6, r1, #112, 18 @ 0x1c0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r0, ror pc │ │ │ │ │ + cmnvs r4, r4, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2c10 <__bss_end__@@Base+0xda5560> │ │ │ │ │ - ldclvs 0, cr7, [r5], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2c18 <__bss_end__@@Base+0xda5568> │ │ │ │ │ + movtmi r5, #21041 @ 0x5231 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - ldclcs 1, cr6, [r9, #-432]! @ 0xfffffe50 │ │ │ │ │ - subspl r5, r0, #49 @ 0x31 │ │ │ │ │ + cmnvs r9, #108, 2 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ subsvc r6, pc, sl, ror lr @ │ │ │ │ │ rsbvc r6, sp, #1867776 @ 0x1c8000 │ │ │ │ │ - cdpvs 15, 7, cr6, cr4, cr15, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r4, #444 @ 0x1bc │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2c58 <__bss_end__@@Base+0xda55a8> │ │ │ │ │ - stmdbvs ip!, {r1, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2c60 <__bss_end__@@Base+0xda55b0> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr2, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - stclcs 6, cr6, [pc, #-484]! @ 14a2c5c <__bss_end__@@Base+0xda55ac> │ │ │ │ │ - andeq sl, r0, r1, lsr r3 │ │ │ │ │ + cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvc r6, r9, #116, 16 @ 0x740000 │ │ │ │ │ cmpeq r6, r4, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2ca0 <__bss_end__@@Base+0xda55f0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2ca8 <__bss_end__@@Base+0xda55f8> │ │ │ │ │ + stmdbvs ip!, {r0, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - ldmdbvs r4!, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0x665f6576 │ │ │ │ │ + strbtvc r6, [r1], #-3955 @ 0xfffff08d │ │ │ │ │ + @ instruction: 0x512d050f │ │ │ │ │ strbtvc r6, [r1], #-619 @ 0xfffffd95 │ │ │ │ │ cdpvs 13, 6, cr6, cr1, cr5, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2ce0 <__bss_end__@@Base+0xda5630> │ │ │ │ │ - svceq 0x00095431 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2ce8 <__bss_end__@@Base+0xda5638> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, #83 @ 0x53 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvs r3, #1884160 @ 0x1cc000 │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ svcvs 0x006d6564 │ │ │ │ │ ldrbvs r7, [r2, #-1641]! @ 0xfffff997 │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ - streq r4, [sp], #-1364 @ 0xfffffaac │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2d30 <__bss_end__@@Base+0xda5680> │ │ │ │ │ - adceq r1, r8, r1, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2d38 <__bss_end__@@Base+0xda5688> │ │ │ │ │ + ldrbvs r6, [r4, #-1329]! @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ 14a2d64 <__bss_end__@@Base+0xda56b4> │ │ │ │ │ + stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ cmnvs r0, r4, ror pc │ │ │ │ │ stclvs 1, cr6, [ip], #-456 @ 0xfffffe38 │ │ │ │ │ - strbvs r6, [lr, -r5, ror #24]! │ │ │ │ │ + cmnvc lr, #25856 @ 0x6500 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2d80 <__bss_end__@@Base+0xda56d0> │ │ │ │ │ - cmneq lr, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2d88 <__bss_end__@@Base+0xda56d8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ + rsbscs r6, r2, r5, ror #10 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ cmnvc r5, #26112 @ 0x6600 │ │ │ │ │ cmpeq r6, r8, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2dc8 <__bss_end__@@Base+0xda5718> │ │ │ │ │ - cmnvs r5, r2, lsr sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2dd0 <__bss_end__@@Base+0xda5720> │ │ │ │ │ + strbvs r6, [r6, #-1586]! @ 0xfffff9ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - cmnvs r2, #460 @ 0x1cc │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ ldrbvc r7, [r4, #-863]! @ 0xfffffca1 │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbscs r7, r3, pc, asr r4 │ │ │ │ │ + strbtvc r7, [r1], #-1119 @ 0xfffffba1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2e10 <__bss_end__@@Base+0xda5760> │ │ │ │ │ - ldrbpl r2, [r1, #-3378] @ 0xfffff2ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2e18 <__bss_end__@@Base+0xda5768> │ │ │ │ │ + cmpeq r6, r2, lsr r4 │ │ │ │ │ ldrbtvs r7, [r5], #-1107 @ 0xfffffbad │ │ │ │ │ ldrbcs r6, [r4, -r5, ror #28]! │ │ │ │ │ rsbscs r2, r4, r3, ror r0 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cmnvs r5, #25088 @ 0x6200 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ svcvs 0x006f726e │ │ │ │ │ hvceq 26420 @ 0x6734 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14a2e48 <__bss_end__@@Base+0xda5798> │ │ │ │ │ - @ instruction: 0x6d6d7931 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r5, r5, asr #2 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - hvceq 26195 @ 0x6653 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2e50 <__bss_end__@@Base+0xda57a0> │ │ │ │ │ + ldrbpl r7, [r1, #-817] @ 0xfffffccf │ │ │ │ │ + cmnvc r4, #-2147483620 @ 0x8000001c │ │ │ │ │ + rsbscs r6, r0, r9, ror #26 │ │ │ │ │ + ldmdbvs lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14a2e70 <__bss_end__@@Base+0xda57c0> │ │ │ │ │ + cmpeq r6, r1, lsr r5 │ │ │ │ │ svcmi 0x0040f1b0 │ │ │ │ │ stmdavc r3, {r0, r4, r9, ip, lr, pc} │ │ │ │ │ strle r0, [lr, #-2011] @ 0xfffff825 │ │ │ │ │ @ instruction: 0xf1b36803 │ │ │ │ │ andle r4, sl, #64, 30 @ 0x100 │ │ │ │ │ @ instruction: 0xf0037843 │ │ │ │ │ blcc 15a3cc4 <__bss_end__@@Base+0xea6614> │ │ │ │ │ @@ -3333182,27 +3333182,27 @@ │ │ │ │ │ ldrshteq r2, [r4], r8 │ │ │ │ │ cmpeq r2, r0, asr #30 │ │ │ │ │ addeq sl, r1, r0, lsr r0 │ │ │ │ │ sbceq sl, r0, r0, ror #19 │ │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ │ sbceq sp, r2, r8, ror #18 │ │ │ │ │ sbceq sp, r1, r0, lsr #17 │ │ │ │ │ - ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ + strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ sbceq r1, r2, r8, asr #27 │ │ │ │ │ sbceq pc, r1, r0, lsr #17 │ │ │ │ │ sbceq lr, r1, r8, lsl r4 │ │ │ │ │ - sbceq r9, r2, r8, ror r3 │ │ │ │ │ + sbceq r9, r2, r0, lsr #7 │ │ │ │ │ cmpeq r1, r8, lsl #30 │ │ │ │ │ cmpeq r1, r0, lsr pc │ │ │ │ │ sbceq fp, r2, r8, asr #17 │ │ │ │ │ adcseq r1, r4, r0, lsr #17 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ adcseq pc, pc, r0, lsl #21 │ │ │ │ │ cmpeq r2, r0, ror #14 │ │ │ │ │ @ instruction: 0x01528798 │ │ │ │ │ ldrsbeq r8, [r2, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq r2, r8, lsl #16 │ │ │ │ │ cmpeq r2, r0, asr #16 │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ @@ -3333219,39 +3333219,39 @@ │ │ │ │ │ ldrdeq r2, [r0], r8 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ ldrhteq sl, [sp], r8 │ │ │ │ │ ldrheq r8, [r4], #152 @ 0x98 │ │ │ │ │ sbceq r3, r2, r0, asr #18 │ │ │ │ │ sbceq r2, r0, r8, lsr r7 │ │ │ │ │ sbceq r9, r3, r8, ror #18 │ │ │ │ │ - adcseq sl, sp, r8, lsl lr │ │ │ │ │ + ldrshteq sl, [sp], r0 │ │ │ │ │ sbceq r9, r3, r8, asr #7 │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ sbceq r7, r2, r0, lsl #21 │ │ │ │ │ cmpeq r2, r0, lsl #16 │ │ │ │ │ adcseq r1, r4, r8, ror #23 │ │ │ │ │ - adcseq sl, pc, r0, asr r8 @ │ │ │ │ │ + adcseq sl, pc, r8, ror r8 @ │ │ │ │ │ adcseq r4, pc, r8, lsl #5 │ │ │ │ │ - sbceq sp, r0, r0, lsr pc │ │ │ │ │ + sbceq sp, r0, r8, asr pc │ │ │ │ │ sbceq r9, r0, r0, lsr #12 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ ldrsbeq r8, [r2, #-240] @ 0xffffff10 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ cmpeq r2, r0, asr #32 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ sbceq r2, r3, r0, asr r3 │ │ │ │ │ tsteq sl, r8, lsl #31 │ │ │ │ │ tsteq sl, r8, lsr #31 │ │ │ │ │ - sbceq r0, r2, r0, lsr #2 │ │ │ │ │ + sbceq r0, r2, r8, asr #2 │ │ │ │ │ adcseq lr, r3, r8, ror #18 │ │ │ │ │ sbceq r1, r3, r0, asr sp │ │ │ │ │ adcseq r2, r4, r0, ror fp │ │ │ │ │ smulleq fp, r1, r8, r1 │ │ │ │ │ sbceq sl, r1, r0, lsl #11 │ │ │ │ │ - sbceq r8, r1, r8, lsl #10 │ │ │ │ │ + sbceq r8, r1, r0, lsr r5 │ │ │ │ │ adcseq r9, r3, r8, ror r3 │ │ │ │ │ cmpeq r2, r8, lsl r8 │ │ │ │ │ sbceq r7, r3, r0, lsl ip │ │ │ │ │ cmpeq r2, r0, lsr r8 │ │ │ │ │ sbceq ip, r1, r8, ror r3 │ │ │ │ │ sbceq r9, r1, r8, asr pc │ │ │ │ │ sbceq r5, r1, r0, lsr pc │ │ │ │ │ @@ -3333325,15 +3333325,15 @@ │ │ │ │ │ ldrsheq sl, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ cmpeq r2, r0, lsr r4 │ │ │ │ │ sbceq fp, r1, r0, lsr r5 │ │ │ │ │ cmpeq r2, r8, lsr r9 │ │ │ │ │ rscseq sl, r9, r8, lsr #31 │ │ │ │ │ cmpeq r2, r0, asr r9 │ │ │ │ │ sbceq ip, r1, r0, lsr #17 │ │ │ │ │ - strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ cmpeq r2, r8, lsl #11 │ │ │ │ │ cmpeq r2, r0, asr #11 │ │ │ │ │ sbcseq r2, r4, r8, lsl #25 │ │ │ │ │ sbceq r3, r0, r0, asr #18 │ │ │ │ │ cmpeq r2, r8, asr r6 │ │ │ │ │ @ instruction: 0x0152a690 │ │ │ │ │ adcseq ip, r3, r8, lsl #20 │ │ │ │ │ @@ -3333359,30 +3333359,30 @@ │ │ │ │ │ adcseq r1, r4, r8 │ │ │ │ │ sbceq r8, r1, r0, asr #23 │ │ │ │ │ adcseq ip, r3, r0, lsr r5 │ │ │ │ │ sbceq ip, r1, r8, lsl #10 │ │ │ │ │ strheq r3, [r3], #232 @ 0xe8 │ │ │ │ │ strheq r7, [r1], #72 @ 0x48 │ │ │ │ │ ldrheq r6, [r2, #-144] @ 0xffffff70 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ sbceq r9, r3, r8, asr #2 │ │ │ │ │ sbceq r3, r0, r8, lsl lr │ │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ │ tsteq ip, r8, asr #32 │ │ │ │ │ addeq ip, r1, r8, lsr ip │ │ │ │ │ tsteq ip, r8, rrx │ │ │ │ │ - sbceq r2, r1, r0, ror r6 │ │ │ │ │ + smulleq r2, r1, r8, r6 │ │ │ │ │ smullseq fp, r3, r0, r9 │ │ │ │ │ tsteq ip, r8, lsl #1 │ │ │ │ │ tsteq ip, r8, lsr #1 │ │ │ │ │ tsteq ip, r8, asr #1 │ │ │ │ │ tsteq ip, r8, ror #1 │ │ │ │ │ tsteq ip, r8, lsl #2 │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ - sbceq r3, r2, r8, asr #2 │ │ │ │ │ + sbceq r3, r2, r0, lsr #2 │ │ │ │ │ ldrdeq r7, [r3], #160 @ 0xa0 │ │ │ │ │ cmpeq r2, r0, lsr r0 │ │ │ │ │ sbceq sl, r0, r0, lsr #7 │ │ │ │ │ cmpeq r2, r0, ror #19 │ │ │ │ │ tsteq ip, r8, asr #2 │ │ │ │ │ umlalseq r9, r9, r8, fp @ │ │ │ │ │ tsteq ip, r8, ror #2 │ │ │ │ │ @@ -3333677,2062 +3333677,2062 @@ │ │ │ │ │ stcvc 2, cr15, [sp], #272 @ 0x110 │ │ │ │ │ stceq 2, cr15, [r3], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stclmi 6, cr15, [r5], {73} @ 0x49 │ │ │ │ │ stceq 2, cr15, [r7], {192} @ 0xc0 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ ... │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac630 <__bss_end__@@Base+0xdaef80> │ │ │ │ │ + rsbcs r7, pc, r2, lsr r4 @ │ │ │ │ │ stclcs 8, cr6, [r9, #-268]! @ 0xfffffef4 │ │ │ │ │ cmnvs r5, r3, ror r1 │ │ │ │ │ rsbcs r6, r4, r2, ror r5 │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - rsbvs r6, r5, #25088 @ 0x6200 │ │ │ │ │ - stccs 15, cr0, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ - stmdbvs sp!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - hvceq 41220 @ 0xa104 │ │ │ │ │ + stmdbvs r5!, {r1, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + svceq 0x00736e6f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac658 <__bss_end__@@Base+0xdaefa8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac660 <__bss_end__@@Base+0xdaefb0> │ │ │ │ │ + svcmi 0x00555131 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbmi r6, [r4, #-3695] @ 0xfffff191 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvc pc, #24832 @ 0x6100 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ - ldrbvc r7, [pc], #-1134 @ 14ac854 <__bss_end__@@Base+0xdaf1a4> │ │ │ │ │ + ldrbvc r7, [pc], #-1134 @ 14ac85c <__bss_end__@@Base+0xdaf1ac> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac6a8 <__bss_end__@@Base+0xdaeff8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac6b0 <__bss_end__@@Base+0xdaf000> │ │ │ │ │ + @ instruction: 0x660e5632 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x53206c61 │ │ │ │ │ strbvs r7, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ │ @ instruction: 0x7327746e │ │ │ │ │ eorpl r7, r0, #32, 8 @ 0x20000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - cmnvs r5, ip, ror #10 │ │ │ │ │ + stceq 5, cr6, [pc], {108} @ 0x6c │ │ │ │ │ stmdbvs ip!, {r0, r2, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r3, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 5, cr6, [r5, #-380]! @ 0xfffffe84 │ │ │ │ │ + streq r0, [pc, #-2353] @ 14abf73 <__bss_end__@@Base+0xdae8c3> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac6f0 <__bss_end__@@Base+0xdaf040> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac6f8 <__bss_end__@@Base+0xdaf048> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - strbmi r7, [r2], -ip, ror #6 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr12, {3} │ │ │ │ │ cmnvs r1, #100, 10 @ 0x19000000 │ │ │ │ │ cmnvs r6, r4, ror r9 │ │ │ │ │ - mcrvs 5, 3, r6, cr1, cr4, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #116, 10 @ 0x1d000000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac740 <__bss_end__@@Base+0xdaf090> │ │ │ │ │ - strbvs r6, [r7, #-3121]! @ 0xfffff3cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac748 <__bss_end__@@Base+0xdaf098> │ │ │ │ │ + stmdavc r5!, {r0, r4, r5, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ - cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ hvceq 41220 @ 0xa104 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac780 <__bss_end__@@Base+0xdaf0d0> │ │ │ │ │ - @ instruction: 0x77617231 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac788 <__bss_end__@@Base+0xdaf0d8> │ │ │ │ │ + stcvs 6, cr5, [lr, #-196] @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ - cdpvs 1, 7, cr6, cr9, cr12, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r9, #108, 2 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbvc r6, r1, r5, ror #24 │ │ │ │ │ svcpl 0x00646573 │ │ │ │ │ svcpl 0x006e7572 │ │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac7c8 <__bss_end__@@Base+0xdaf118> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac7d0 <__bss_end__@@Base+0xdaf120> │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - cdpmi 14, 7, cr6, cr4, cr5, {3} │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbscc r6, r4, r4, ror #30 │ │ │ │ │ cmnvc r3, #-1207959551 @ 0xb8000001 │ │ │ │ │ - ldclcs 13, cr6, [r0, #-420]! @ 0xfffffe5c │ │ │ │ │ - stmdbeq pc, {r0, r1, r4, r5, r8, sl, lr} @ │ │ │ │ │ + rsbsvc r6, r0, #6720 @ 0x1a40 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac818 <__bss_end__@@Base+0xdaf168> │ │ │ │ │ - rsbcs r7, pc, r2, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac820 <__bss_end__@@Base+0xdaf170> │ │ │ │ │ + stclvs 0, cr7, [pc], #-200 @ 14ac914 <__bss_end__@@Base+0xdaf264> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ + strbmi r7, [r1, #-610]! @ 0xfffffd9e │ │ │ │ │ cmnvc r0, #102760448 @ 0x6200000 │ │ │ │ │ cmpeq sl, r9, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac868 <__bss_end__@@Base+0xdaf1b8> │ │ │ │ │ - smladxeq pc, r1, r5, r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac870 <__bss_end__@@Base+0xdaf1c0> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - ldrbtcs r6, [r4], #-1651 @ 0xfffff98d │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r6, r8, sp, lr} │ │ │ │ │ rsbsvc r6, r5, r7, ror #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldclvs 5, cr6, [r0], #-456 @ 0xfffffe38 │ │ │ │ │ - cdpeq 4, 5, cr7, cr6, cr15, {3} │ │ │ │ │ + cdpvs 4, 6, cr7, cr15, cr15, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac8a8 <__bss_end__@@Base+0xdaf1f8> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac8b0 <__bss_end__@@Base+0xdaf200> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ svcpl 0x00746f6c │ │ │ │ │ ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ svcvs 0x00462073 │ │ │ │ │ strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + streq r7, [pc, #-878] @ 14ac71e <__bss_end__@@Base+0xdaf06e> │ │ │ │ │ stmdavc sp!, {r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cmnvs r3, #457179136 @ 0x1b400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x0073656d │ │ │ │ │ + strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac8e8 <__bss_end__@@Base+0xdaf238> │ │ │ │ │ - ldrbpl r4, [r3], #-2354 @ 0xfffff6ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac8f0 <__bss_end__@@Base+0xdaf240> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - cmnvs r1, #536870918 @ 0x20000006 │ │ │ │ │ + rsbcs r7, r1, r2, ror #4 │ │ │ │ │ strbvs r6, [sp, #-2404]! @ 0xfffff69c │ │ │ │ │ svcvs 0x0069736e │ │ │ │ │ stccc 3, cr7, [r0], #-440 @ 0xfffffe48 │ │ │ │ │ - svcpl 0x00623e31 │ │ │ │ │ + mcrmi 14, 1, r3, cr4, cr1, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac940 <__bss_end__@@Base+0xdaf290> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac948 <__bss_end__@@Base+0xdaf298> │ │ │ │ │ + smladxvc lr, r3, r6, r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldclcs 4, cr7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ │ - @ instruction: 0x532c0531 │ │ │ │ │ + cmnvc r3, r9, ror #8 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ cmnvs lr, #440 @ 0x1b8 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ cmpvs pc, #24832 @ 0x6100 │ │ │ │ │ - ldmdbvs r2!, {r3, r5, r6, r8, fp, sp, lr} │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x2d326968 │ │ │ │ │ + stclmi 3, cr5, [r9, #-196] @ 0xffffff3c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac990 <__bss_end__@@Base+0xdaf2e0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac998 <__bss_end__@@Base+0xdaf2e8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #312 @ 0x138 │ │ │ │ │ rsbsvc r6, r4, #1616 @ 0x650 │ │ │ │ │ @ instruction: 0x43206c61 │ │ │ │ │ @ instruction: 0x732d6968 │ │ │ │ │ rsbvc r7, r1, #473956352 @ 0x1c400000 │ │ │ │ │ eorpl r6, r0, #1694498816 @ 0x65000000 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - @ instruction: 0x512d656c │ │ │ │ │ + stmdbvs lr!, {r2, r3, r5, r6, r8, sl, sp, lr} │ │ │ │ │ strbvs r7, [r9, #-623]! @ 0xfffffd91 │ │ │ │ │ strbtvc r7, [r1], #-1134 @ 0xfffffb92 │ │ │ │ │ - stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ - svceq 0x00095031 │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ac9d8 <__bss_end__@@Base+0xdaf328> │ │ │ │ │ - cmnvs r2, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ac9e0 <__bss_end__@@Base+0xdaf330> │ │ │ │ │ + ldclmi 3, cr5, [r9, #-204] @ 0xffffff34 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2f07d20 <_edata@@Base+0xcb4d20> │ │ │ │ │ + bvc 2f07d28 <_edata@@Base+0xcb4d28> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - ldmdaeq fp!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ │ + cmnvs r5, #84, 22 @ 0x15000 │ │ │ │ │ stclvs 5, cr6, [ip], #-464 @ 0xfffffe30 │ │ │ │ │ cmneq r4, r2, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14aca08 <__bss_end__@@Base+0xdaf358> │ │ │ │ │ - cmnvs r9, #822083584 @ 0x31000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14aca10 <__bss_end__@@Base+0xdaf360> │ │ │ │ │ + svcvs 0x00697431 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldrbeq r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ + cmnvs r3, #24832 @ 0x6100 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldrbvc r6, [pc, #-365] @ 14aca87 <__bss_end__@@Base+0xdaf3d7> │ │ │ │ │ + ldrbvc r6, [pc, #-365] @ 14aca8f <__bss_end__@@Base+0xdaf3df> │ │ │ │ │ ldrbtvs r6, [r2], #-1395 @ 0xfffffa8d │ │ │ │ │ - rsbcs r7, pc, r9, ror #4 │ │ │ │ │ + cmnvc r5, #-1879048186 @ 0x90000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14aca50 <__bss_end__@@Base+0xdaf3a0> │ │ │ │ │ - mcrvs 12, 3, r4, cr9, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14aca58 <__bss_end__@@Base+0xdaf3a8> │ │ │ │ │ + strbvs r6, [r7, #-3122]! @ 0xfffff3ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - cmnvs r4, r5, ror #28 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 14acc40 <__bss_end__@@Base+0xdaf590> │ │ │ │ │ + rsbscs r6, r4, r5, ror #28 │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 14acc48 <__bss_end__@@Base+0xdaf598> │ │ │ │ │ ldrbtvc r6, [r0], #-3935 @ 0xfffff0a1 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ + svcvs 0x00725020 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acaa0 <__bss_end__@@Base+0xdaf3f0> │ │ │ │ │ - andeq r7, r1, r1, lsr r6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acaa8 <__bss_end__@@Base+0xdaf3f8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14acc7c <__bss_end__@@Base+0xdaf5cc> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14acc84 <__bss_end__@@Base+0xdaf5d4> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - stclvs 8, cr6, [pc], #-396 @ 14acafc <__bss_end__@@Base+0xdaf44c> │ │ │ │ │ + @ instruction: 0x676f7250 │ │ │ │ │ + stclvs 8, cr6, [pc], #-396 @ 14acb04 <__bss_end__@@Base+0xdaf454> │ │ │ │ │ stmdbvc fp!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acae0 <__bss_end__@@Base+0xdaf430> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acae8 <__bss_end__@@Base+0xdaf438> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - andvc r6, r0, r1, ror #22 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00647473 │ │ │ │ │ rsbvs r6, r9, #499122176 @ 0x1dc00000 │ │ │ │ │ - stclcs 12, cr6, [ip, #-468]! @ 0xfffffe2c │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + mcrvs 12, 3, r6, cr12, cr5, {3} │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acb30 <__bss_end__@@Base+0xdaf480> │ │ │ │ │ - rsbseq r6, r3, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acb38 <__bss_end__@@Base+0xdaf488> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ rsbvs r6, r9, #364904448 @ 0x15c00000 │ │ │ │ │ rsbcs r6, ip, r5, ror ip │ │ │ │ │ strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ strtpl r6, [r0], -pc, ror #26 │ │ │ │ │ cmnvs r9, r1, ror #4 │ │ │ │ │ - cdpvs 12, 6, cr6, cr5, cr2, {3} │ │ │ │ │ + cmnvs r5, r2, ror #24 │ │ │ │ │ cdpvs 5, 7, cr6, cr1, cr9, {3} │ │ │ │ │ mcrvs 2, 3, r7, cr9, cr0, {3} │ │ │ │ │ - rsbvs r6, r1, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r4, ror pc │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acb68 <__bss_end__@@Base+0xdaf4b8> │ │ │ │ │ - strtvs r7, [r0], #-817 @ 0xfffffccf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acb70 <__bss_end__@@Base+0xdaf4c0> │ │ │ │ │ + ldrbtvc r6, [r5], #-561 @ 0xfffffdcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r5, r5, asr #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - cmnvc r5, #29440 @ 0x7300 │ │ │ │ │ + rsbvs r6, pc, #-872415231 @ 0xcc000001 │ │ │ │ │ cmnvc r2, #482344960 @ 0x1cc00000 │ │ │ │ │ rsbvc r7, r1, #116 @ 0x74 │ │ │ │ │ - rsbeq r6, r1, r4, ror ip │ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acbb0 <__bss_end__@@Base+0xdaf500> │ │ │ │ │ - stclmi 3, cr4, [pc, #-196] @ 14acca8 <__bss_end__@@Base+0xdaf5f8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acbb8 <__bss_end__@@Base+0xdaf508> │ │ │ │ │ + rsbcs r6, r5, r1, lsr r7 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cmnvs r3, #1776 @ 0x6f0 │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ cmnvc r7, #456 @ 0x1c8 │ │ │ │ │ cmneq r0, r7, ror r1 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acbf0 <__bss_end__@@Base+0xdaf540> │ │ │ │ │ - subvc r2, pc, r3, lsr r0 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acbf8 <__bss_end__@@Base+0xdaf548> │ │ │ │ │ + strbpl r5, [pc], #-1331 @ 14acdb4 <__bss_end__@@Base+0xdaf704> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - ldclvs 3, cr6, [pc, #-476] @ 14acc04 <__bss_end__@@Base+0xdaf554> │ │ │ │ │ + stclcs 6, cr6, [pc, #-388]! @ 14acc5c <__bss_end__@@Base+0xdaf5ac> │ │ │ │ │ + strbpl r4, [lr], #-2353 @ 0xfffff6cf │ │ │ │ │ + ldclvs 3, cr6, [pc, #-476] @ 14acc0c <__bss_end__@@Base+0xdaf55c> │ │ │ │ │ ldrbvs r6, [r4, #-3695]! @ 0xfffff191 │ │ │ │ │ ldclvs 1, cr6, [r2], #-396 @ 0xfffffe74 │ │ │ │ │ - vnmulvs.f16 s13, s30, s31 @ │ │ │ │ │ + cmpvs r6, pc, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acc40 <__bss_end__@@Base+0xdaf590> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acc48 <__bss_end__@@Base+0xdaf598> │ │ │ │ │ + cmnvs r4, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - stclcs 3, cr7, [r5, #-396]! @ 0xfffffe74 │ │ │ │ │ - ldrbmi r4, [r4, #-3890] @ 0xfffff0ce │ │ │ │ │ + cmnvs r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvc r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ - cdpvs 3, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #-1543503871 @ 0xa4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acc88 <__bss_end__@@Base+0xdaf5d8> │ │ │ │ │ - rsbsvc r6, r4, r3, lsr r1 │ │ │ │ │ - blvs 2d85388 <_edata@@Base+0xb32388> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acc90 <__bss_end__@@Base+0xdaf5e0> │ │ │ │ │ + svcmi 0x004c4633 │ │ │ │ │ + blvs 2d85390 <_edata@@Base+0xb32390> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + @ instruction: 0x532c7374 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ cmneq r2, pc, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14accb0 <__bss_end__@@Base+0xdaf600> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14accb8 <__bss_end__@@Base+0xdaf608> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ mrcvs 2, 3, r7, cr5, cr4, {3} │ │ │ │ │ cmpeq sl, r3, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acce8 <__bss_end__@@Base+0xdaf638> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14accf0 <__bss_end__@@Base+0xdaf640> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - andeq r7, lr, r5, ror #6 │ │ │ │ │ - stmdbeq r2, {r1, r2, r3, r8} │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r6, [r0], #-3429 @ 0xfffff29b │ │ │ │ │ hvceq 42761 @ 0xa709 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acd28 <__bss_end__@@Base+0xdaf678> │ │ │ │ │ - rsbcs r6, r5, r2, lsr r7 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acd30 <__bss_end__@@Base+0xdaf680> │ │ │ │ │ + strbtvc r6, [r1], #-3634 @ 0xfffff1ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-2406 @ 0xfffff69a │ │ │ │ │ svcvs 0x006f725f │ │ │ │ │ teqcc ip, r4, ror r0 │ │ │ │ │ - cmpvs r6, lr, lsr r0 │ │ │ │ │ + rsbscs r6, r3, lr, lsr r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acd68 <__bss_end__@@Base+0xdaf6b8> │ │ │ │ │ - rsbvc r6, sp, r1, lsr pc │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acd70 <__bss_end__@@Base+0xdaf6c0> │ │ │ │ │ + streq r0, [pc, #-2353] @ 14ac5fb <__bss_end__@@Base+0xdaef4b> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ cmnvs r5, r5, ror #2 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbscs r6, r3, r3, ror r5 │ │ │ │ │ + rsbvs r6, sp, #460 @ 0x1cc │ │ │ │ │ stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - bvs 31874f0 <_edata@@Base+0xf344f0> │ │ │ │ │ + bvs 31874f8 <_edata@@Base+0xf344f8> │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ rsbcs r6, lr, r9, ror #30 │ │ │ │ │ - ldmdbvs lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ + mrcmi 1, 1, r3, cr14, cr12, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acdc0 <__bss_end__@@Base+0xdaf710> │ │ │ │ │ - cmnvs r5, #855638016 @ 0x33000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acdc8 <__bss_end__@@Base+0xdaf718> │ │ │ │ │ + rsbcs r7, pc, r3, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ subsvc r6, pc, r4, ror pc @ │ │ │ │ │ svcpl 0x00796c6f │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ - strbtvc r6, [lr], #-1381 @ 0xfffffa9b │ │ │ │ │ - rsbcs r6, lr, r2, ror r1 │ │ │ │ │ + strbvs r6, [r4, #-3941]! @ 0xfffff09b │ │ │ │ │ + ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ rsbsvc r3, r4, #805306374 @ 0x30000006 │ │ │ │ │ cmpeq sl, r9, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ace08 <__bss_end__@@Base+0xdaf758> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ace10 <__bss_end__@@Base+0xdaf760> │ │ │ │ │ + cmpmi r7, r3, lsr r5 │ │ │ │ │ strbtvc r6, [lr], -r3, asr #30 │ │ │ │ │ rsbscs r7, r4, r5, ror #4 │ │ │ │ │ strtpl r6, [r0], #-3956 @ 0xfffff08c │ │ │ │ │ @ instruction: 0x6e676972 │ │ │ │ │ strbtvc r6, [r5], #-3439 @ 0xfffff291 │ │ │ │ │ rsbcs r6, r3, r2, ror r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbscs r6, r2, r3, ror pc │ │ │ │ │ - strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ + strbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ + stmdapl r5, {r2, r4, r5, r6, ip, sp}^ │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ace48 <__bss_end__@@Base+0xdaf798> │ │ │ │ │ - streq r0, [pc, #-2098] @ 14ac7d2 <__bss_end__@@Base+0xdaf122> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ace50 <__bss_end__@@Base+0xdaf7a0> │ │ │ │ │ + cmnvs r5, #838860800 @ 0x32000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs lr, #507510784 @ 0x1e400000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ stclvs 3, cr6, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ cmpeq sl, r5, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ace90 <__bss_end__@@Base+0xdaf7e0> │ │ │ │ │ - ldrbvc r7, [r1, #-819]! @ 0xfffffccd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ace98 <__bss_end__@@Base+0xdaf7e8> │ │ │ │ │ + stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2f081d8 <_edata@@Base+0xcb51d8> │ │ │ │ │ + bvc 2f081e0 <_edata@@Base+0xcb51e0> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - @ instruction: 0x2c064b54 │ │ │ │ │ + vmovvs.8 d15[6], r4 │ │ │ │ │ ldrbtvc r7, [r3], #-2419 @ 0xfffff68d │ │ │ │ │ cmpeq sl, r5, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acec0 <__bss_end__@@Base+0xdaf810> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acec8 <__bss_end__@@Base+0xdaf818> │ │ │ │ │ + rsbvc r6, sp, r2, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ rsbcs r6, r5, r9, ror #26 │ │ │ │ │ ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ - ldrbtvc r6, [r4], #-3685 @ 0xfffff19b │ │ │ │ │ + cdpeq 14, 7, cr6, cr4, cr5, {3} │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ rsbsvc r6, r7, #1845493760 @ 0x6e000000 │ │ │ │ │ - ldmdbvs r8!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-464]! @ 14acef0 <__bss_end__@@Base+0xdaf840> │ │ │ │ │ + stccs 15, cr0, [r5], {51} @ 0x33 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acf10 <__bss_end__@@Base+0xdaf860> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acf18 <__bss_end__@@Base+0xdaf868> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ 14acf44 <__bss_end__@@Base+0xdaf894> │ │ │ │ │ + stccs 15, cr0, [r5], {49} @ 0x31 │ │ │ │ │ rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - cmnvs lr, #112, 10 @ 0x1c000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr0, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acf60 <__bss_end__@@Base+0xdaf8b0> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acf68 <__bss_end__@@Base+0xdaf8b8> │ │ │ │ │ + ldclcs 12, cr6, [r4, #-196]! @ 0xffffff3c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 14, 7, cr6, cr3, cr15, {3} │ │ │ │ │ + cmnvs r3, pc, ror #28 │ │ │ │ │ rsbvc r6, pc, #396 @ 0x18c │ │ │ │ │ cmpeq sl, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acfa0 <__bss_end__@@Base+0xdaf8f0> │ │ │ │ │ - ldclvs 3, cr7, [r9, #-200]! @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acfa8 <__bss_end__@@Base+0xdaf8f8> │ │ │ │ │ + @ instruction: 0x532c0532 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvs r2, #460 @ 0x1cc │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbtvc r7, [r2], #-1387 @ 0xfffffa95 │ │ │ │ │ cmnvc r9, #-1140850687 @ 0xbc000001 │ │ │ │ │ stmdbvc r1!, {r0, r1, r2, r3, r4, r6, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [r9, -ip, ror #10]! │ │ │ │ │ - svceq 0x00455468 │ │ │ │ │ - stmdbmi r2, {r3, ip, sp}^ │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14acff0 <__bss_end__@@Base+0xdaf940> │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14acff8 <__bss_end__@@Base+0xdaf948> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ ldmdavs r4!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ cmpeq sl, pc, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad020 <__bss_end__@@Base+0xdaf970> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad028 <__bss_end__@@Base+0xdaf978> │ │ │ │ │ + svceq 0x00094131 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + stmdbvs r6!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + beq 16c67d4 <__bss_end__@@Base+0xfc9124> │ │ │ │ │ ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ svcvs 0x00635f73 │ │ │ │ │ - ldmdbvs r2!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-432]! @ 0xfffffe50 │ │ │ │ │ + @ instruction: 0x56544532 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad078 <__bss_end__@@Base+0xdaf9c8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad080 <__bss_end__@@Base+0xdaf9d0> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ vstmdbvs r9!, {s15-s111} │ │ │ │ │ rsbcs r7, r8, r5, ror r4 │ │ │ │ │ - ldcmi 1, cr3, [lr, #-240]! @ 0xffffff10 │ │ │ │ │ - strbpl r5, [r6, #-838] @ 0xfffffcba │ │ │ │ │ + ldmdbvs lr!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad0b8 <__bss_end__@@Base+0xdafa08> │ │ │ │ │ - mrcmi 2, 2, r5, cr5, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad0c0 <__bss_end__@@Base+0xdafa10> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2f08400 <_edata@@Base+0xcb5400> │ │ │ │ │ + bvc 2f08408 <_edata@@Base+0xcb5408> │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ @ instruction: 0x56206874 │ │ │ │ │ - rsbscs r4, r3, r4, asr fp │ │ │ │ │ - ldrbvs r7, [pc, #-873] @ 14acf27 <__bss_end__@@Base+0xdaf877> │ │ │ │ │ + @ instruction: 0x77744b54 │ │ │ │ │ + ldrbvs r7, [pc, #-873] @ 14acf2f <__bss_end__@@Base+0xdaf87f> │ │ │ │ │ svcpl 0x00656764 │ │ │ │ │ ldrbvs r6, [pc, -r9, ror #28] │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad0f0 <__bss_end__@@Base+0xdafa40> │ │ │ │ │ - smmlarmi r2, r3, r1, r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad0f8 <__bss_end__@@Base+0xdafa48> │ │ │ │ │ + cmnvs r5, #855638016 @ 0x33000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - svcmi 0x00527368 │ │ │ │ │ - @ instruction: 0x56452d52 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldclvs 8, cr7, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad130 <__bss_end__@@Base+0xdafa80> │ │ │ │ │ - cmnvs lr, #209715200 @ 0xc800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad138 <__bss_end__@@Base+0xdafa88> │ │ │ │ │ + stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvc r5, r4, ror #14 │ │ │ │ │ hvceq 42594 @ 0xa662 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad168 <__bss_end__@@Base+0xdafab8> │ │ │ │ │ - @ instruction: 0x6e757a33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad170 <__bss_end__@@Base+0xdafac0> │ │ │ │ │ + subpl r5, r5, #51 @ 0x33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r0, ip, ror #2 │ │ │ │ │ - strbvs r6, [r2, #-2915]! @ 0xfffff49d │ │ │ │ │ - svceq 0x00087372 │ │ │ │ │ + ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmneq r4, sp, ror #30 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad1a8 <__bss_end__@@Base+0xdafaf8> │ │ │ │ │ - cmnvs r5, #822083584 @ 0x31000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad1b0 <__bss_end__@@Base+0xdafb00> │ │ │ │ │ + rsbcs r7, pc, r1, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbeq r6, [r3, #-3169]! @ 0xfffff39f │ │ │ │ │ andeq r4, r0, sl, asr #12 │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad1e8 <__bss_end__@@Base+0xdafb38> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad1f0 <__bss_end__@@Base+0xdafb40> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ @ instruction: 0x67697274 │ │ │ │ │ cmnvs r0, r5, ror #16 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, sl, sp, lr}^ │ │ │ │ │ - ldclcs 5, cr6, [r3, #-436]! @ 0xfffffe4c │ │ │ │ │ + cdpvs 5, 7, cr6, cr3, cr13, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad228 <__bss_end__@@Base+0xdafb78> │ │ │ │ │ - cmpvs r6, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad230 <__bss_end__@@Base+0xdafb80> │ │ │ │ │ + rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ ldclvs 8, cr7, [r0], #-276 @ 0xfffffeec │ │ │ │ │ strbtvc r6, [r9], #-873 @ 0xfffffc97 │ │ │ │ │ stclvs 3, cr5, [r9, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x66696c70 │ │ │ │ │ strbtvc r6, [r1], #-873 @ 0xfffffc97 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r3!, {r5, r8, sl, ip, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ strbtvc r6, [lr], #-1380 @ 0xfffffa9c │ │ │ │ │ strbvs r7, [r9, #-1129]! @ 0xfffffb97 │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ 14ad244 <__bss_end__@@Base+0xdafb94> │ │ │ │ │ - svceq 0x00094432 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ ldmdbvc r3!, {r1, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr13, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #-1275068415 @ 0xb4000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad278 <__bss_end__@@Base+0xdafbc8> │ │ │ │ │ - ldrbvc r7, [r3, #-50]! @ 0xffffffce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad280 <__bss_end__@@Base+0xdafbd0> │ │ │ │ │ + svceq 0x00081f32 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x676f7250 │ │ │ │ │ rsbcs r6, sp, r2, ror r1 │ │ │ │ │ strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ rsbvc r6, r5, pc, asr r4 │ │ │ │ │ - svcvs 0x00666874 │ │ │ │ │ - svcvs 0x00432072 │ │ │ │ │ + strbvs r6, [ip, #-2164]! @ 0xfffff78c │ │ │ │ │ + strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad2c0 <__bss_end__@@Base+0xdafc10> │ │ │ │ │ - svceq 0x00082133 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad2c8 <__bss_end__@@Base+0xdafc18> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ smcvc 50992 @ 0xc730 │ │ │ │ │ svcpl 0x00666463 │ │ │ │ │ stclvs 1, cr6, [sp, #-412]! @ 0xfffffe64 │ │ │ │ │ - rsbscs r6, r2, r1, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14ad4ac <__bss_end__@@Base+0xdafdfc> │ │ │ │ │ + strbvs r6, [lr, -r1, ror #18]! │ │ │ │ │ + ldrbmi r2, [r3, #-3077] @ 0xfffff3fb │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad300 <__bss_end__@@Base+0xdafc50> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad308 <__bss_end__@@Base+0xdafc58> │ │ │ │ │ + svceq 0x00074532 │ │ │ │ │ stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ cmpvs r2, r1, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 14ad310 <__bss_end__@@Base+0xdafc60> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 14ad318 <__bss_end__@@Base+0xdafc68> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - rsbcs r7, pc, r5, ror #8 │ │ │ │ │ + ldrbvs r6, [r2, -r5, ror #10]! │ │ │ │ │ strbtvc r7, [r9], #-631 @ 0xfffffd89 │ │ │ │ │ ldrbtvc r6, [r9], #-613 @ 0xfffffd9b │ │ │ │ │ - ldrbmi r7, [r4, #-613] @ 0xfffffd9b │ │ │ │ │ - teqpl r1, #983040 @ 0xf0000 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad338 <__bss_end__@@Base+0xdafc88> │ │ │ │ │ - @ instruction: 0x56565433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad340 <__bss_end__@@Base+0xdafc90> │ │ │ │ │ + rsbvc r7, pc, #855638016 @ 0x33000000 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - ldrbpl r7, [r4, #-1392]! @ 0xfffffa90 │ │ │ │ │ + ldmdbvs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ cmnvc lr, #108, 18 @ 0x1b0000 │ │ │ │ │ cmneq r4, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad368 <__bss_end__@@Base+0xdafcb8> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad370 <__bss_end__@@Base+0xdafcc0> │ │ │ │ │ + cmpvs r6, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ mcrvs 5, 3, r7, cr1, cr1, {2} │ │ │ │ │ svcpl 0x006d7574 │ │ │ │ │ rsbvc r6, sp, r3, asr #30 │ │ │ │ │ mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ - svccs 0x00110f67 │ │ │ │ │ + vnmulvs.f16 s13, s30, s15 @ │ │ │ │ │ ldrbtvc r6, [r8], #-1390 @ 0xfffffa92 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r2, r3, r4, r6, ip, sp, lr}^ │ │ │ │ │ - cdpvs 5, 6, cr6, cr1, cr13, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #457179136 @ 0x1b400000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad3b8 <__bss_end__@@Base+0xdafd08> │ │ │ │ │ - rsbvc r7, r1, r2, lsr r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad3c0 <__bss_end__@@Base+0xdafd10> │ │ │ │ │ + @ instruction: 0x56565432 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - cmnvs r2, r9, ror r4 │ │ │ │ │ - ldrbmi r4, [r4, #-3950] @ 0xfffff092 │ │ │ │ │ + ldmdbvs r8!, {r0, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {3} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ - strbmi r2, [sp], -ip, ror #24 │ │ │ │ │ + vnmulvs.f16 s13, s30, s25 @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad408 <__bss_end__@@Base+0xdafd58> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad410 <__bss_end__@@Base+0xdafd60> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cdpvs 15, 6, cr6, cr7, cr12, {2} │ │ │ │ │ cmnvs sp, pc, ror #4 │ │ │ │ │ cmpvs r2, ip, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 14ad41c <__bss_end__@@Base+0xdafd6c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 14ad424 <__bss_end__@@Base+0xdafd74> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 14ad454 <__bss_end__@@Base+0xdafda4> │ │ │ │ │ + @ instruction: 0x512d0531 │ │ │ │ │ ldrbvs r6, [r2, #-1891]! @ 0xfffff89d │ │ │ │ │ rsbvc r7, r5, #1627389952 @ 0x61000000 │ │ │ │ │ @ instruction: 0x6e676970 │ │ │ │ │ - rsbcs r7, r5, pc, ror #4 │ │ │ │ │ + strbmi r7, [r5, #-623]! @ 0xfffffd91 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad448 <__bss_end__@@Base+0xdafd98> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad450 <__bss_end__@@Base+0xdafda0> │ │ │ │ │ + stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - cmnvs lr, #-939524095 @ 0xc8000001 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 3, 3, r7, cr1, cr2, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvc r2!, {r1, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad470 <__bss_end__@@Base+0xdafdc0> │ │ │ │ │ - ldclvs 15, cr6, [r2], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad478 <__bss_end__@@Base+0xdafdc8> │ │ │ │ │ + @ instruction: 0x060f0a31 │ │ │ │ │ rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ svcvs 0x00746172 │ │ │ │ │ - ldrbmi r7, [r4, #-882] @ 0xfffffc8e │ │ │ │ │ + cmnvs r5, #-939524095 @ 0xc8000001 │ │ │ │ │ ldclvs 1, cr6, [r2], #-396 @ 0xfffffe74 │ │ │ │ │ svcpl 0x006e6f73 │ │ │ │ │ - mcrvs 3, 3, r6, cr15, cr2, {3} │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvs lr, #-939524095 @ 0xc8000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad4a8 <__bss_end__@@Base+0xdafdf8> │ │ │ │ │ - strbtvc r6, [r9], #-3633 @ 0xfffff1cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad4b0 <__bss_end__@@Base+0xdafe00> │ │ │ │ │ + stmdbeq lr, {r0, r4, r5, r8, r9, sl, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ cmnvs r2, r5, ror #14 │ │ │ │ │ - stmdbvs lr!, {r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + @ instruction: 0x512d736c │ │ │ │ │ ldrbvs r7, [r3, #-2149]! @ 0xfffff79b │ │ │ │ │ cmpeq sl, r3, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad4f0 <__bss_end__@@Base+0xdafe40> │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {1} │ │ │ │ │ - blvs 2d85bf0 <_edata@@Base+0xb32bf0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad4f8 <__bss_end__@@Base+0xdafe48> │ │ │ │ │ + stclmi 7, cr4, [r1, #-204] @ 0xffffff34 │ │ │ │ │ + blvs 2d85bf8 <_edata@@Base+0xb32bf8> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + stccs 3, cr7, [r5, #-464] @ 0xfffffe30 │ │ │ │ │ ldmdbvs r6!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ @ instruction: 0x7669635f │ │ │ │ │ - cmnvs r1, #1761607680 @ 0x69000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 4, 6, cr7, cr1, cr9, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad520 <__bss_end__@@Base+0xdafe70> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad528 <__bss_end__@@Base+0xdafe78> │ │ │ │ │ + strbvs r6, [ip, #-2354]! @ 0xfffff6ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + beq 283dbd0 <_edata@@Base+0x5eabd0> │ │ │ │ │ strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ hvceq 41219 @ 0xa103 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad560 <__bss_end__@@Base+0xdafeb0> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad568 <__bss_end__@@Base+0xdafeb8> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - stmdbvs r6!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, r3, ror lr │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ subsvc r6, pc, r0, ror r8 @ │ │ │ │ │ rsbvc r6, r7, #456 @ 0x1c8 │ │ │ │ │ - cmnvc ip, #6208 @ 0x1840 │ │ │ │ │ - mcrrmi 5, 5, r4, r1, cr2 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad5b0 <__bss_end__@@Base+0xdaff00> │ │ │ │ │ - svceq 0x00084e33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad5b8 <__bss_end__@@Base+0xdaff08> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbcs r7, r4, r8, ror #6 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvc r7, [ip], #-1389 @ 0xfffffa93 │ │ │ │ │ rsbvc r5, pc, #420 @ 0x1a4 │ │ │ │ │ - @ instruction: 0x2d746962 │ │ │ │ │ - mcrcs 6, 0, r5, cr14, cr1, {1} │ │ │ │ │ + cmnvc r4, #1605632 @ 0x188000 │ │ │ │ │ + strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad5f8 <__bss_end__@@Base+0xdaff48> │ │ │ │ │ - smlaldxmi r4, r1, r2, sp │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad600 <__bss_end__@@Base+0xdaff50> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldclcs 3, cr7, [r2, #-404] @ 0xfffffe6c │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr5, {3} │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r4, #-351]! @ 0xfffffea1 │ │ │ │ │ rsbvc r7, pc, #-1207959551 @ 0xb8000001 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stceq 8, cr0, [pc, #-200] @ 14ad72c <__bss_end__@@Base+0xdb007c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad640 <__bss_end__@@Base+0xdaff90> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad648 <__bss_end__@@Base+0xdaff98> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ + ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ + stmdaeq r7!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ vstmdbvs r9!, {s15-s111} │ │ │ │ │ smceq 34629 @ 0x8745 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad680 <__bss_end__@@Base+0xdaffd0> │ │ │ │ │ - mcrmi 5, 2, r5, cr14, cr1, {1} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14ad840 <__bss_end__@@Base+0xdb0190> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad688 <__bss_end__@@Base+0xdaffd8> │ │ │ │ │ + stmdbvs r6!, {r0, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14ad848 <__bss_end__@@Base+0xdb0198> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ cmnvc r9, #112, 30 @ 0x1c0 │ │ │ │ │ cmneq r0, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad6a8 <__bss_end__@@Base+0xdafff8> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad6b0 <__bss_end__@@Base+0xdb0000> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ rsbcs r6, lr, r3, ror pc │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - stclcs 3, cr7, [pc, #-404]! @ 14ad6fc <__bss_end__@@Base+0xdb004c> │ │ │ │ │ - strtvc r6, [r0], #-3634 @ 0xfffff1ce │ │ │ │ │ + rsbsvc r7, r4, #-1811939327 @ 0x94000001 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ ldrbtvc r6, [r3], #-3952 @ 0xfffff090 │ │ │ │ │ cmneq r8, r6, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad6f0 <__bss_end__@@Base+0xdb0040> │ │ │ │ │ - stclvs 15, cr6, [pc], #-196 @ 14ad7e8 <__bss_end__@@Base+0xdb0138> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad6f8 <__bss_end__@@Base+0xdb0048> │ │ │ │ │ + mcrvs 14, 1, r6, cr0, cr1, {1} │ │ │ │ │ rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ svcvs 0x00746172 │ │ │ │ │ - @ instruction: 0x676e7372 │ │ │ │ │ - ldrbvc r6, [pc], #-887 @ 14ad8c8 <__bss_end__@@Base+0xdb0218> │ │ │ │ │ + cmnvs r5, #-939524095 @ 0xc8000001 │ │ │ │ │ + ldrbvc r6, [pc], #-887 @ 14ad8d0 <__bss_end__@@Base+0xdb0220> │ │ │ │ │ cmnvs r9, #121 @ 0x79 │ │ │ │ │ cmnvs r6, r1, ror #24 │ │ │ │ │ cmnvc r5, #108, 10 @ 0x1b000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad728 <__bss_end__@@Base+0xdb0078> │ │ │ │ │ - cmnvs r2, r3, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad730 <__bss_end__@@Base+0xdb0080> │ │ │ │ │ + svcmi 0x00446d33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ - stmdbvc r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ + strbtvc r7, [r5], #-867 @ 0xfffffc9d │ │ │ │ │ + ldrbpl r2, [r1, #-3429] @ 0xfffff29b │ │ │ │ │ stclvs 4, cr6, [r9, #-420]! @ 0xfffffe5c │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad768 <__bss_end__@@Base+0xdb00b8> │ │ │ │ │ - strmi r4, [sp, #-1842]! @ 0xfffff8ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad770 <__bss_end__@@Base+0xdb00c0> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - rsbspl r6, r2, r3, ror pc │ │ │ │ │ - svceq 0x000f092a │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldrbtvc r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ │ svcvs 0x0072705f │ │ │ │ │ ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - strbmi r6, [lr, #-3945]! @ 0xfffff097 │ │ │ │ │ + cmnvs lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad7b0 <__bss_end__@@Base+0xdb0100> │ │ │ │ │ - rsbcs r7, pc, r3, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad7b8 <__bss_end__@@Base+0xdb0108> │ │ │ │ │ + @ instruction: 0x73276133 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - stclcs 6, cr6, [pc, #-460]! @ 14ad7c4 <__bss_end__@@Base+0xdb0114> │ │ │ │ │ - teqcc r5, #268435459 @ 0x10000003 │ │ │ │ │ + cmnvs lr, #482344960 @ 0x1cc00000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ stclvs 6, cr7, [r1], #-456 @ 0xfffffe38 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad7f0 <__bss_end__@@Base+0xdb0140> │ │ │ │ │ - rsbscs r6, r3, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad7f8 <__bss_end__@@Base+0xdb0148> │ │ │ │ │ + strbvs r7, [ip, #-1329]! @ 0xfffffacf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ - ldclcs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ - beq 2982e9c <_edata@@Base+0x72fe9c> │ │ │ │ │ + cmnvs r3, #1342177286 @ 0x50000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ @ instruction: 0x6c637963 │ │ │ │ │ stmdbvs r4!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cmpvs r6, r8, rrx │ │ │ │ │ + rsbscs r6, r3, r8, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad838 <__bss_end__@@Base+0xdb0188> │ │ │ │ │ - strbtvc r6, [r9], #-3635 @ 0xfffff1cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad840 <__bss_end__@@Base+0xdb0190> │ │ │ │ │ + ldrbpl r2, [r1, #-3379] @ 0xfffff2cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - cdpvs 3, 6, cr7, cr1, cr8, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ andeq r6, r0, fp, ror #26 │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad878 <__bss_end__@@Base+0xdb01c8> │ │ │ │ │ - ldmdaeq r1!, {r1, r4, r5, sl, ip, sp} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad880 <__bss_end__@@Base+0xdb01d0> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-396]! @ 14ad8e4 <__bss_end__@@Base+0xdb0234> │ │ │ │ │ + eorscc r3, r4, #209715200 @ 0xc800000 │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ subsvs r6, pc, #7104 @ 0x1bc0 │ │ │ │ │ - rsbvc r7, r1, #1694498816 @ 0x65000000 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + cdpvs 4, 6, cr7, cr1, cr5, {3} │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad8d0 <__bss_end__@@Base+0xdb0220> │ │ │ │ │ - svceq 0x00626932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad8d8 <__bss_end__@@Base+0xdb0228> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs r4, r2, asr #10 │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbvc r7, r1, #1929379840 @ 0x73000000 │ │ │ │ │ - strbtvc r6, [pc], #-3184 @ 14adaac <__bss_end__@@Base+0xdb03fc> │ │ │ │ │ + strbtvc r6, [pc], #-3184 @ 14adab4 <__bss_end__@@Base+0xdb0404> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad900 <__bss_end__@@Base+0xdb0250> │ │ │ │ │ - subsvc r6, pc, r2, lsr pc @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad908 <__bss_end__@@Base+0xdb0258> │ │ │ │ │ + uqasxvc r6, ip, r2 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ rsbcs r6, ip, r3, ror #2 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r7!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strmi r7, [r0, -r8, ror #6] │ │ │ │ │ strbtvs r6, [r4], #-3956 @ 0xfffff08c │ │ │ │ │ stmdavc pc!, {r0, r1, r2, r3, r4, r6, r8, r9, sp, lr}^ @ │ │ │ │ │ rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + @ instruction: 0x060f4533 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad950 <__bss_end__@@Base+0xdb02a0> │ │ │ │ │ - cmpeq sl, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad958 <__bss_end__@@Base+0xdb02a8> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvc r7, [pc, #-583]! @ 14ad8e5 <__bss_end__@@Base+0xdb0235> │ │ │ │ │ - rsbvs r7, r1, #112, 6 @ 0xc0000001 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + strbvc r7, [pc, #-583]! @ 14ad8ed <__bss_end__@@Base+0xdb023d> │ │ │ │ │ + rsbscs r7, r2, r0, ror r3 │ │ │ │ │ + subscs r6, r8, r4, asr r5 │ │ │ │ │ ldclvs 5, cr6, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ stclvs 14, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ cdpcc 12, 3, cr3, cr1, cr0, {1} │ │ │ │ │ - ldrbpl r7, [r2, #-1141] @ 0xfffffb8b │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad998 <__bss_end__@@Base+0xdb02e8> │ │ │ │ │ - cmpmi r7, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad9a0 <__bss_end__@@Base+0xdb02f0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 14ad9e0 <__bss_end__@@Base+0xdb0330> │ │ │ │ │ + streq r4, [pc, #-1330] @ 14ad652 <__bss_end__@@Base+0xdaffa2> │ │ │ │ │ stmdbvs r4!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldrbvs r6, [pc], #-3681 @ 14adb84 <__bss_end__@@Base+0xdb04d4> │ │ │ │ │ + ldrbvs r6, [pc], #-3681 @ 14adb8c <__bss_end__@@Base+0xdb04dc> │ │ │ │ │ cmnvs r9, r5, ror #12 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ad9e0 <__bss_end__@@Base+0xdb0330> │ │ │ │ │ - rsbscs r6, r8, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ad9e8 <__bss_end__@@Base+0xdb0338> │ │ │ │ │ + cmnvc ip, #-2147483636 @ 0x8000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ rsbcs r7, r5, r9, ror #12 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r7, r2, r3, ror #6 │ │ │ │ │ - cmnvs lr, r6, ror #18 │ │ │ │ │ + stmdami r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stclcs 3, cr5, [r8, #-260] @ 0xfffffefc │ │ │ │ │ stmdavc r7!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ada30 <__bss_end__@@Base+0xdb0380> │ │ │ │ │ - stmdaeq r9, {r0, r4, r5, r9, fp, sp} │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14adbf0 <__bss_end__@@Base+0xdb0540> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ada38 <__bss_end__@@Base+0xdb0388> │ │ │ │ │ + cmnvs r5, #822083584 @ 0x31000000 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14adbf8 <__bss_end__@@Base+0xdb0548> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldrbvc r6, [r3, #-1394]! @ 0xfffffa8e │ │ │ │ │ cdpvs 4, 6, cr7, cr1, cr12, {3} │ │ │ │ │ teqcc ip, r4, ror r0 │ │ │ │ │ - andeq r0, r6, lr, lsr pc │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r4, r5, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ada60 <__bss_end__@@Base+0xdb03b0> │ │ │ │ │ - mcrmi 14, 2, r4, cr9, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ada68 <__bss_end__@@Base+0xdb03b8> │ │ │ │ │ + @ instruction: 0x46206c31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r3, #24832 @ 0x6100 │ │ │ │ │ + rsbscs r6, r3, r1, ror #24 │ │ │ │ │ rsbvc r7, r6, #-1073741796 @ 0xc000001c │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adaa0 <__bss_end__@@Base+0xdb03f0> │ │ │ │ │ - strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adaa8 <__bss_end__@@Base+0xdb03f8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdaeq r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ andeq r7, r0, r9, ror r0 │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adae0 <__bss_end__@@Base+0xdb0430> │ │ │ │ │ - @ instruction: 0x6e6f6931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adae8 <__bss_end__@@Base+0xdb0438> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ @ instruction: 0x6c616974 │ │ │ │ │ ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - rsbsvc r7, r4, #-1207959551 @ 0xb8000001 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr14, {3} │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ rsbeq r6, r4, r7, ror #6 │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adb30 <__bss_end__@@Base+0xdb0480> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adb38 <__bss_end__@@Base+0xdb0488> │ │ │ │ │ + ldrbpl r2, [r1, #-3377] @ 0xfffff2cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r3!, {r0, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + rsbspl r6, r3, #24832 @ 0x6100 │ │ │ │ │ rsbeq r7, r9, r5, lsr #32 │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adb70 <__bss_end__@@Base+0xdb04c0> │ │ │ │ │ - rsbvc r6, pc, #51380224 @ 0x3100000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adb78 <__bss_end__@@Base+0xdb04c8> │ │ │ │ │ + strbvs r6, [sp, #-2353]! @ 0xfffff6cf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc lr, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - @ instruction: 0x532d4873 │ │ │ │ │ + stclvs 14, cr6, [pc, #-460]! @ 14adb90 <__bss_end__@@Base+0xdb04e0> │ │ │ │ │ ldmdbvs pc, {r1, r5, r6, r9, sl, sp, lr}^ @ │ │ │ │ │ rsbvc r7, r5, #115343360 @ 0x6e00000 │ │ │ │ │ subsvc r6, pc, #482344960 @ 0x1cc00000 │ │ │ │ │ svcpl 0x006c6165 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r5, r6, r9, sl, sp, lr}^ │ │ │ │ │ - ldrbtcc r6, [r3], -pc, ror #28 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adbc0 <__bss_end__@@Base+0xdb0510> │ │ │ │ │ - submi r4, r1, #3136 @ 0xc40 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adbc8 <__bss_end__@@Base+0xdb0518> │ │ │ │ │ + cmnvs r5, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ 14ad780 <__bss_end__@@Base+0xdb00d0> │ │ │ │ │ + strbvc r4, [pc, #-1568]! @ 14ad788 <__bss_end__@@Base+0xdb00d8> │ │ │ │ │ rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ cmnvs r2, r0, lsr #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - mcrvs 13, 3, r6, cr15, cr2, {3} │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvs r6, [sp, #-3442]! @ 0xfffff28e │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ svcvs 0x00736964 │ │ │ │ │ ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adc10 <__bss_end__@@Base+0xdb0560> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adc18 <__bss_end__@@Base+0xdb0568> │ │ │ │ │ + vmovmi s3, s4, r4, fp │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - ldrbtvs r6, [r3], -pc, ror #28 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-444 @ 0xfffffe44 │ │ │ │ │ cmnvc r3, #-2147483623 @ 0x80000019 │ │ │ │ │ hvceq 42709 @ 0xa6d5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adc50 <__bss_end__@@Base+0xdb05a0> │ │ │ │ │ - mcrmi 5, 2, r5, cr14, cr3, {1} │ │ │ │ │ - blvs 2d86350 <_edata@@Base+0xb33350> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adc58 <__bss_end__@@Base+0xdb05a8> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + blvs 2d86358 <_edata@@Base+0xb33358> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ strbvs r6, [r3, #-358]! @ 0xfffffe9a │ │ │ │ │ - svceq 0x00217078 │ │ │ │ │ + mcrvs 0, 3, r7, cr15, cr8, {3} │ │ │ │ │ strbtvc r6, [lr], #-1383 @ 0xfffffa99 │ │ │ │ │ stmdbvs lr!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcvs 0x0066206e │ │ │ │ │ - strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adc80 <__bss_end__@@Base+0xdb05d0> │ │ │ │ │ - @ instruction: 0x6e6f6933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adc88 <__bss_end__@@Base+0xdb05d8> │ │ │ │ │ + cmnvs r5, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ cmnvs r2, lr, ror #8 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + svceq 0x0021086e │ │ │ │ │ ldrbvs r6, [r0, #-1380]! @ 0xfffffa9c │ │ │ │ │ cdpvs 4, 6, cr6, cr5, cr14, {3} │ │ │ │ │ cmnvc r5, #1622016 @ 0x18c000 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adcb8 <__bss_end__@@Base+0xdb0608> │ │ │ │ │ - mcrmi 3, 2, r4, cr15, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adcc0 <__bss_end__@@Base+0xdb0610> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ - stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 15, cr6, [lr, #-420]! @ 0xfffffe5c │ │ │ │ │ + svcmi 0x00555132 │ │ │ │ │ rsbeq r6, r3, r2, ror r9 │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14add00 <__bss_end__@@Base+0xdb0650> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14add08 <__bss_end__@@Base+0xdb0658> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + ldmdaeq r9!, {r1, r4, r5, r9, sl, ip, sp} │ │ │ │ │ cmnvs r1, #110100480 @ 0x6900000 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14add40 <__bss_end__@@Base+0xdb0690> │ │ │ │ │ - rsbcs r7, pc, r2, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14add48 <__bss_end__@@Base+0xdb0698> │ │ │ │ │ + svceq 0x006e6132 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ - mcrvs 5, 3, r6, cr1, cr9, {3} │ │ │ │ │ - cmnvs sp, pc, rrx │ │ │ │ │ + stccs 3, cr7, [r5, #-484] @ 0xfffffe1c │ │ │ │ │ + strbpl r5, [pc], #-1361 @ 14adf34 <__bss_end__@@Base+0xdb0884> │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ cmnvs r2, r3, ror #30 │ │ │ │ │ - stmdbvs lr!, {r2, r4, r5, r6, r8, sp, lr} │ │ │ │ │ + svcmi 0x00525274 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14add90 <__bss_end__@@Base+0xdb06e0> │ │ │ │ │ - @ instruction: 0x61207333 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14add98 <__bss_end__@@Base+0xdb06e8> │ │ │ │ │ + stmdbvs ip!, {r0, r1, r4, r5, r8, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ │ ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - stmdbvs lr!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ │ + svceq 0x00455463 │ │ │ │ │ ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14addd0 <__bss_end__@@Base+0xdb0720> │ │ │ │ │ - rsbcs r7, pc, r1, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14addd8 <__bss_end__@@Base+0xdb0728> │ │ │ │ │ + eorpl r6, sl, #1073741836 @ 0x4000000c │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbtvc r6, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ - @ instruction: 0x6e6f6973 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvc r7, r1, r3, ror r2 │ │ │ │ │ + eorpl r7, pc, #104, 6 @ 0xa0000001 │ │ │ │ │ cmnvs r5, r7, ror #4 │ │ │ │ │ ldmdavs r2!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ svcvs 0x00627563 │ │ │ │ │ stmdavs r1!, {r0, r1, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ svcvs 0x00726465 │ │ │ │ │ rsbvc r5, r7, #440 @ 0x1b8 │ │ │ │ │ - cdpvs 0, 6, cr7, cr8, cr1, {3} │ │ │ │ │ + cmnvs r8, r1, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ade28 <__bss_end__@@Base+0xdb0778> │ │ │ │ │ - rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ade30 <__bss_end__@@Base+0xdb0780> │ │ │ │ │ + strbvs r6, [fp, #-307]! @ 0xfffffecd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - rsbsvc r7, r4, #104, 6 @ 0xa0000001 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - stclvs 5, cr6, [pc, #-412]! @ 14ade74 <__bss_end__@@Base+0xdb07c4> │ │ │ │ │ + cdpvs 3, 6, cr7, cr15, cr8, {3} │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + stclvs 5, cr6, [pc, #-412]! @ 14ade7c <__bss_end__@@Base+0xdb07cc> │ │ │ │ │ @ instruction: 0x77656976 │ │ │ │ │ - stclvs 3, cr6, [pc, #-380]! @ 14ade9c <__bss_end__@@Base+0xdb07ec> │ │ │ │ │ + stclvs 3, cr6, [pc, #-380]! @ 14adea4 <__bss_end__@@Base+0xdb07f4> │ │ │ │ │ strbtvs r6, [lr], #-365 @ 0xfffffe93 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ade70 <__bss_end__@@Base+0xdb07c0> │ │ │ │ │ - smladxmi r0, r1, r6, r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ade78 <__bss_end__@@Base+0xdb07c8> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14ae04c <__bss_end__@@Base+0xdb099c> │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14ae054 <__bss_end__@@Base+0xdb09a4> │ │ │ │ │ @ instruction: 0x676e6974 │ │ │ │ │ - beq 29ca9e8 <_edata@@Base+0x7779e8> │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r6, [lr], #-370 @ 0xfffffe8e │ │ │ │ │ ldrbvs r6, [pc, -pc, ror #26] │ │ │ │ │ strbvs r6, [sp, #-3941]! @ 0xfffff09b │ │ │ │ │ cmnvs r9, #116, 4 @ 0x40000007 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adeb8 <__bss_end__@@Base+0xdb0808> │ │ │ │ │ - cmpvs r6, r2, lsr r0 │ │ │ │ │ - stclvs 5, cr6, [pc, #-284]! @ 14adf5c <__bss_end__@@Base+0xdb08ac> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adec0 <__bss_end__@@Base+0xdb0810> │ │ │ │ │ + rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclvs 5, cr6, [pc, #-284]! @ 14adf64 <__bss_end__@@Base+0xdb08b4> │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpvs r2, r3, rrx │ │ │ │ │ - stclvs 4, cr6, [pc, #-440]! @ 14adecc <__bss_end__@@Base+0xdb081c> │ │ │ │ │ + stclvs 4, cr6, [pc, #-440]! @ 14aded4 <__bss_end__@@Base+0xdb0824> │ │ │ │ │ rsbvc r5, r1, #32, 12 @ 0x2000000 │ │ │ │ │ stclvs 1, cr6, [r2], #-420 @ 0xfffffe5c │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-404]! @ 14adf04 <__bss_end__@@Base+0xdb0854> │ │ │ │ │ + ldrbpl r2, [r2, #-2611] @ 0xfffff5cd │ │ │ │ │ smccc 5763 @ 0x1683 │ │ │ │ │ smceq 55123 @ 0xd753 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adef0 <__bss_end__@@Base+0xdb0840> │ │ │ │ │ - rsbcs r7, pc, r3, lsr r4 @ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adef8 <__bss_end__@@Base+0xdb0848> │ │ │ │ │ + rsbvc r7, pc, #855638016 @ 0x33000000 │ │ │ │ │ ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ @ instruction: 0x61207374 │ │ │ │ │ strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ @ instruction: 0x676f7470 │ │ │ │ │ ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - smcvs 59289 @ 0xe799 │ │ │ │ │ + cmnvs r1, #121 @ 0x79 │ │ │ │ │ svcpl 0x00726176 │ │ │ │ │ ldclvs 1, cr6, [r9], #-456 @ 0xfffffe38 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - strbpl r5, [r5], #-813 @ 0xfffffcd3 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adf38 <__bss_end__@@Base+0xdb0888> │ │ │ │ │ - stccs 15, cr0, [r5], {50} @ 0x32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adf40 <__bss_end__@@Base+0xdb0890> │ │ │ │ │ + strbtvc r6, [r5], #-3378 @ 0xfffff2ce │ │ │ │ │ ldclvs 1, cr6, [r9], #-328 @ 0xfffffeb8 │ │ │ │ │ stmdavs r7!, {r0, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ cdpvs 2, 6, cr5, cr1, cr0, {1} │ │ │ │ │ rsbcs r6, sp, r4, ror #30 │ │ │ │ │ ldmdbvs r2!, {r1, r2, r4, r6, r8, sp, lr}^ │ │ │ │ │ strbvs r6, [ip, #-609]! @ 0xfffffd9f │ │ │ │ │ cmnvs r8, sp, ror #2 │ │ │ │ │ stmdbvc ip!, {r4, r5, r6, ip, sp, lr}^ │ │ │ │ │ ldrbtvc r6, [r0], #-1380 @ 0xfffffa9c │ │ │ │ │ - strbpl r5, [pc], #-1384 @ 14ae11c <__bss_end__@@Base+0xdb0a6c> │ │ │ │ │ + stmdavc r5, {r3, r5, r6, sp}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adf70 <__bss_end__@@Base+0xdb08c0> │ │ │ │ │ - cmnvs r9, r2, lsr r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adf78 <__bss_end__@@Base+0xdb08c8> │ │ │ │ │ + svcvs 0x004c2032 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - cdpcc 3, 2, cr7, cr13, cr14, {3} │ │ │ │ │ + cmnvs r5, #-1207959551 @ 0xb8000001 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ cmnvc r5, #-268435451 @ 0xf0000005 │ │ │ │ │ cmnvs r5, r9, ror #8 │ │ │ │ │ cmnvc sp, #108, 30 @ 0x1b0 │ │ │ │ │ - ldrtmi r0, [r1], -r5, ror #20 │ │ │ │ │ + stmdbvs lr!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14adfc8 <__bss_end__@@Base+0xdb0918> │ │ │ │ │ - strbpl r5, [r5], #-819 @ 0xfffffccd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14adfd0 <__bss_end__@@Base+0xdb0920> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + submi r5, sp, #205520896 @ 0xc400000 │ │ │ │ │ andeq r0, r0, r1, lsr #12 │ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae008 <__bss_end__@@Base+0xdb0958> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae010 <__bss_end__@@Base+0xdb0960> │ │ │ │ │ + ldrbmi r4, [r4, #-3889] @ 0xfffff0cf │ │ │ │ │ rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ cmnvs r9, pc, ror #4 │ │ │ │ │ strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ + ldmdbvs r3!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r6, #478150656 @ 0x1c800000 │ │ │ │ │ - blvs 2d87784 <_edata@@Base+0xb34784> │ │ │ │ │ + blvs 2d8778c <_edata@@Base+0xb3478c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae038 <__bss_end__@@Base+0xdb0988> │ │ │ │ │ - stclvs 3, cr6, [r1], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae040 <__bss_end__@@Base+0xdb0990> │ │ │ │ │ + cmnvc sp, #209715200 @ 0xc800000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ - strbtvs r6, [lr], #-359 @ 0xfffffe99 │ │ │ │ │ + cdpmi 5, 7, cr7, cr4, cr7, {3} │ │ │ │ │ cmnvs r2, r3, ror #8 │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ - ldmdbvs r8!, {r1, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 13, cr6, [pc, #-456]! @ 14ae068 <__bss_end__@@Base+0xdb09b8> │ │ │ │ │ + ldmdaeq sl!, {r0, r1, r4, r5, r9, sl, fp} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae080 <__bss_end__@@Base+0xdb09d0> │ │ │ │ │ - @ instruction: 0x6e6f6932 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae088 <__bss_end__@@Base+0xdb09d8> │ │ │ │ │ + cmpvs r6, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ + strbpl r5, [r5], #-818 @ 0xfffffcce │ │ │ │ │ ldmdbvs r0!, {r0, r2, r5, r6, fp, ip, sp, lr}^ │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ svcpl 0x006c6172 │ │ │ │ │ - cmnvs r5, #1622016 @ 0x18c000 │ │ │ │ │ + rsbcs r6, pc, r3, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae0c8 <__bss_end__@@Base+0xdb0a18> │ │ │ │ │ - ldclvs 14, cr6, [r3], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae0d0 <__bss_end__@@Base+0xdb0a20> │ │ │ │ │ + @ instruction: 0x56565431 │ │ │ │ │ svcvs 0x00707845 │ │ │ │ │ strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ rsbcs r6, ip, r9, ror #2 │ │ │ │ │ ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ - stmdbmi r2, {r0, r1, r4, r5, r6, r8, ip, sp}^ │ │ │ │ │ + cmnvs r5, #1929379840 @ 0x73000000 │ │ │ │ │ cmnvs r9, r5, lsr #32 │ │ │ │ │ cmneq r3, r2, ror r7 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae0f8 <__bss_end__@@Base+0xdb0a48> │ │ │ │ │ - mcrvs 7, 3, r6, cr15, cr1, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae100 <__bss_end__@@Base+0xdb0a50> │ │ │ │ │ + mrcvs 12, 3, r6, cr9, cr1, {1} │ │ │ │ │ ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ rsbscs r6, r3, pc, ror #28 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ stclvs 15, cr6, [ip], #-456 @ 0xfffffe38 │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - cmnvs lr, #1776 @ 0x6f0 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 14, 6, cr6, cr1, cr15, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r2!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpeq sl, r7, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae138 <__bss_end__@@Base+0xdb0a88> │ │ │ │ │ - strbtvc r6, [r3], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae140 <__bss_end__@@Base+0xdb0a90> │ │ │ │ │ + movweq r4, #62769 @ 0xf531 │ │ │ │ │ stmdbvs r4!, {r0, r6, sl, sp, lr}^ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strtmi r6, [r0], -r1, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - stmdaeq r1, {r0, r4, r5, r9, sl, fp}^ │ │ │ │ │ + cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ svcpl 0x00666470 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ - ldrbvc r7, [pc, #-885] @ 14adfa7 <__bss_end__@@Base+0xdb08f7> │ │ │ │ │ + ldrbvc r7, [pc, #-885] @ 14adfaf <__bss_end__@@Base+0xdb08ff> │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ - svcvs 0x005f6d72 │ │ │ │ │ + svcmi 0x00556d72 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae178 <__bss_end__@@Base+0xdb0ac8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae180 <__bss_end__@@Base+0xdb0ad0> │ │ │ │ │ + subspl r4, r2, #209715200 @ 0xc800000 │ │ │ │ │ strbtvc r6, [lr], #-3907 @ 0xfffff0bd │ │ │ │ │ svcvs 0x00756e69 │ │ │ │ │ strpl r7, [r0, #-885]! @ 0xfffffc8b │ │ │ │ │ svcvs 0x0066696e │ │ │ │ │ eorpl r6, r0, #7296 @ 0x1c80 │ │ │ │ │ svcvs 0x00646e61 │ │ │ │ │ cmpvs r6, sp, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - svceq 0x0045656c │ │ │ │ │ - svcmi 0x004d3103 │ │ │ │ │ + ldmdbvs r8!, {r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbtvs r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ @ instruction: 0x6761715f │ │ │ │ │ - stclcs 6, cr6, [pc, #-448]! @ 14ae1a8 <__bss_end__@@Base+0xdb0af8> │ │ │ │ │ - stccs 15, cr0, [r5, #-200] @ 0xffffff38 │ │ │ │ │ + rsbsvc r6, r5, r0, ror lr │ │ │ │ │ + svcpl 0x00746f6c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae1c0 <__bss_end__@@Base+0xdb0b10> │ │ │ │ │ - svcvs 0x00462031 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae1c8 <__bss_end__@@Base+0xdb0b18> │ │ │ │ │ + mrcvs 6, 3, r4, cr5, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ - blmi 257e8e0 <_edata@@Base+0x32b8e0> │ │ │ │ │ - @ instruction: 0x46206576 │ │ │ │ │ + blmi 257e8e8 <_edata@@Base+0x32b8e8> │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ rsbvc r6, r7, #396 @ 0x18c │ │ │ │ │ cmpeq sl, r1, ror #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae200 <__bss_end__@@Base+0xdb0b50> │ │ │ │ │ - smlaldxmi r4, r9, r2, r2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae208 <__bss_end__@@Base+0xdb0b58> │ │ │ │ │ + cmnvs r5, #838860800 @ 0x32000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldclcs 15, cr6, [r2, #-460]! @ 0xfffffe34 │ │ │ │ │ - svceq 0x00095033 │ │ │ │ │ + cmnvs r2, r3, ror pc │ │ │ │ │ + stmdbvs ip!, {r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ cmpeq sl, lr, ror #14 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae240 <__bss_end__@@Base+0xdb0b90> │ │ │ │ │ - strbtvc r6, [r3], #-3633 @ 0xfffff1cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae248 <__bss_end__@@Base+0xdb0b98> │ │ │ │ │ + strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - cdpvs 7, 7, cr6, cr3, cr14, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbsvs r6, r3, #28835840 @ 0x1b80000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ strbvs r6, [r7, #-1125]! @ 0xfffffb9b │ │ │ │ │ rsbsvc r7, r9, pc, asr r4 │ │ │ │ │ - rsbscs r6, r2, r5, ror #30 │ │ │ │ │ - rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdami r5!, {r0, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae288 <__bss_end__@@Base+0xdb0bd8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae290 <__bss_end__@@Base+0xdb0be0> │ │ │ │ │ + streq r0, [pc, #-2355] @ 14adb19 <__bss_end__@@Base+0xdb0469> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - stclcs 3, cr7, [pc, #-416]! @ 14ae2c8 <__bss_end__@@Base+0xdb0c18> │ │ │ │ │ - svcmi 0x00525233 │ │ │ │ │ + cmnvs lr, #104, 6 @ 0xa0000001 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ stclvs 2, cr7, [r7, #-404]! @ 0xfffffe6c │ │ │ │ │ - cdpvs 14, 6, cr6, cr1, cr9, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1680 @ 0x690 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae2d0 <__bss_end__@@Base+0xdb0c20> │ │ │ │ │ - cmnvs r5, #51 @ 0x33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae2d8 <__bss_end__@@Base+0xdb0c28> │ │ │ │ │ + ldrbtvc r6, [r3], #-2355 @ 0xfffff6cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ - stclcs 2, cr7, [r7, #-404]! @ 0xfffffe6c │ │ │ │ │ - svceq 0x00094d33 │ │ │ │ │ + cmnvs r7, #1342177286 @ 0x50000006 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ hvceq 41219 @ 0xa103 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae310 <__bss_end__@@Base+0xdb0c60> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae318 <__bss_end__@@Base+0xdb0c68> │ │ │ │ │ + cmnvc ip, r2, lsr r3 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {3} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ │ strbtvs r6, [lr], #-368 @ 0xfffffe90 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae350 <__bss_end__@@Base+0xdb0ca0> │ │ │ │ │ - strbpl r5, [pc], #-1330 @ 14ae50c <__bss_end__@@Base+0xdb0e5c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae358 <__bss_end__@@Base+0xdb0ca8> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbmi lr, {r1, r2, r3, r5, r6, r9, sl, fp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ strbvs r7, [r2, #-1379]! @ 0xfffffa9d │ │ │ │ │ cmnvs r2, pc, asr r7 │ │ │ │ │ - stclcs 8, cr6, [pc, #-448]! @ 14ae380 <__bss_end__@@Base+0xdb0cd0> │ │ │ │ │ - strbpl r5, [r3], #-1331 @ 0xfffffacd │ │ │ │ │ + cmnvs lr, #112, 16 @ 0x700000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae398 <__bss_end__@@Base+0xdb0ce8> │ │ │ │ │ - cmpvs r6, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae3a0 <__bss_end__@@Base+0xdb0cf0> │ │ │ │ │ + rsbscs r6, r3, r3, lsr r5 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - ldmdbvs r8!, {r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-416]! @ 14ae3e0 <__bss_end__@@Base+0xdb0d30> │ │ │ │ │ + @ instruction: 0x56565432 │ │ │ │ │ svcpl 0x00697570 │ │ │ │ │ ldrbvs r6, [r2, #-2404]! @ 0xfffff69c │ │ │ │ │ - cmnvs lr, #1660944384 @ 0x63000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + cdpvs 4, 6, cr7, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae3e0 <__bss_end__@@Base+0xdb0d30> │ │ │ │ │ - rsbscs r6, r3, r2, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae3e8 <__bss_end__@@Base+0xdb0d38> │ │ │ │ │ + ldrbvs r6, [r4, #-3634]! @ 0xfffff1ce │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0x6d6d7953 │ │ │ │ │ ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbcs r7, r5, r5, ror #6 │ │ │ │ │ + streq r7, [pc, #-869] @ 14ae267 <__bss_end__@@Base+0xdb0bb7> │ │ │ │ │ cmnvc r3, #411041792 @ 0x18800000 │ │ │ │ │ ldmdbvs pc, {r0, r2, r5, r6, sl, fp, sp, lr}^ @ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae420 <__bss_end__@@Base+0xdb0d70> │ │ │ │ │ - subpl r5, sp, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae428 <__bss_end__@@Base+0xdb0d78> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ subsvs r7, pc, #116, 4 @ 0x40000007 │ │ │ │ │ strbtvs r7, [lr], #-1391 @ 0xfffffa91 │ │ │ │ │ mrcvs 6, 3, r6, cr5, cr15, {2} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ rsbvc r5, r1, lr, ror #30 │ │ │ │ │ rsbsvc r6, r9, r0, ror ip │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae458 <__bss_end__@@Base+0xdb0da8> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae460 <__bss_end__@@Base+0xdb0db0> │ │ │ │ │ + streq r0, [pc, #-2098] @ 14addea <__bss_end__@@Base+0xdb073a> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - stcleq 15, cr6, [lr], #-420 @ 0xfffffe5c │ │ │ │ │ + stmdbvs lr!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbsvc r6, r4, #29952 @ 0x7500 │ │ │ │ │ ldmdavs r0!, {r0, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ cmnvs r9, #1342177286 @ 0x50000006 │ │ │ │ │ - streq r6, [pc, #-3169] @ 14ad9f3 <__bss_end__@@Base+0xdb0343> │ │ │ │ │ + strbvc r6, [r6, #-3169] @ 0xfffff39f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae4a8 <__bss_end__@@Base+0xdb0df8> │ │ │ │ │ - strbpl r6, [pc], #-3635 @ 14ae664 <__bss_end__@@Base+0xdb0fb4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae4b0 <__bss_end__@@Base+0xdb0e00> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ eorvc r6, r0, r1, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ - ldmdbvs r8!, {r2, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 3, cr7, [pc, #-432]! @ 14ae4f0 <__bss_end__@@Base+0xdb0e40> │ │ │ │ │ + stclne 4, cr5, [r5, #-200] @ 0xffffff38 │ │ │ │ │ rsbsvc r7, r2, #415236096 @ 0x18c00000 │ │ │ │ │ svcpl 0x00746e65 │ │ │ │ │ svcpl 0x0074656c │ │ │ │ │ strbvs r7, [ip, #-1394]! @ 0xfffffa8e │ │ │ │ │ cmnvs r1, #95 @ 0x5f │ │ │ │ │ strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae508 <__bss_end__@@Base+0xdb0e58> │ │ │ │ │ - ldmdaeq ip, {r1, r4, r5, r9, sl, fp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae510 <__bss_end__@@Base+0xdb0e60> │ │ │ │ │ + @ instruction: 0x6e6f6932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r0, r4, rrx │ │ │ │ │ rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - stmdbvs lr!, {r1, r2, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ │ + strne r7, [lr, #-878] @ 0xfffffc92 │ │ │ │ │ stmdavc sp!, {r2, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ rsbvc r7, pc, sp, ror #16 │ │ │ │ │ - rsbsvc r6, r4, #1840 @ 0x730 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6973 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae558 <__bss_end__@@Base+0xdb0ea8> │ │ │ │ │ - mcrvs 2, 3, r7, cr5, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae560 <__bss_end__@@Base+0xdb0eb0> │ │ │ │ │ + ldrbvc r4, [r1, #-1330]! @ 0xffffface │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ - stmdbmi r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ svcpl 0x00667265 │ │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ │ cdpvs 3, 6, cr7, cr5, cr5, {3} │ │ │ │ │ ldmdbvs r4!, {r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs r7!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + rsbvc r6, r5, #1776 @ 0x6f0 │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae5b8 <__bss_end__@@Base+0xdb0f08> │ │ │ │ │ - eorpl r0, sp, r1, lsr r5 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae5c0 <__bss_end__@@Base+0xdb0f10> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ svcvs 0x00727245 │ │ │ │ │ strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - ldmdaeq lr, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cdpvs 14, 6, cr6, cr15, cr15, {3} │ │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ subsvc r7, pc, #268435462 @ 0x10000006 │ │ │ │ │ ldrbvs r6, [r2, #-1893]! @ 0xfffff89b │ │ │ │ │ svcvs 0x00697373 │ │ │ │ │ - rsbvs r6, r1, #1802240 @ 0x1b8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, lr, ror #30 │ │ │ │ │ + strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14ae5f0 <__bss_end__@@Base+0xdb0f40> │ │ │ │ │ - subpl r4, r7, r3, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14ae5f8 <__bss_end__@@Base+0xdb0f48> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - @ instruction: 0x46206e73 │ │ │ │ │ - cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ - ldrbvs r7, [pc, -r9, rrx] │ │ │ │ │ - smceq 18066 @ 0x4692 │ │ │ │ │ + ldrbtvc r6, [r3], #-2419 @ 0xfffff68d │ │ │ │ │ + hvceq 41267 @ 0xa133 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ │ ldrbne pc, [r8, #-1603] @ 0xfffff9bd @ │ │ │ │ │ strbeq pc, [sl, #-704] @ 0xfffffd40 @ │ │ │ │ │ msrcs CPSR_f, #72, 12 @ 0x4800000 │ │ │ │ │ @@ -3340233,15 +3340233,15 @@ │ │ │ │ │ cmpeq r3, r8, ror #18 │ │ │ │ │ adcseq ip, r3, r0, lsl #16 │ │ │ │ │ sbceq ip, r1, r0, lsr #17 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ addeq r5, r0, r8, lsr #11 │ │ │ │ │ addeq r3, r0, r8, lsr r7 │ │ │ │ │ rscseq sl, r9, r8, lsr #31 │ │ │ │ │ - adcseq lr, pc, r8, asr sl @ │ │ │ │ │ + adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ cmpeq r3, r0, lsl lr │ │ │ │ │ cmpeq r3, r8, asr #28 │ │ │ │ │ strheq r0, [r3], #32 │ │ │ │ │ ldrsbeq fp, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ cmpeq r2, r0, lsl #6 │ │ │ │ │ cmpeq r3, r0, ror #30 │ │ │ │ │ @ instruction: 0x01534f98 │ │ │ │ │ @@ -3340562,21 +3340562,21 @@ │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ @ instruction: 0x732f6c63 │ │ │ │ │ ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ rsbsvs r7, r5, #-1275068416 @ 0xb4000000 │ │ │ │ │ cmnvc r2, #100, 18 @ 0x190000 │ │ │ │ │ stmdbeq sp, {r1, r2, r3, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x532c050f │ │ │ │ │ - b a38390 <__bss_end__@@Base+0x33ace0> │ │ │ │ │ + b a3f078 <__bss_end__@@Base+0x3419c8> │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ - b a383d4 <__bss_end__@@Base+0x33ad24> │ │ │ │ │ + b a3f0e0 <__bss_end__@@Base+0x341a30> │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ - b a383c0 <__bss_end__@@Base+0x33ad10> │ │ │ │ │ + b a3f0bc <__bss_end__@@Base+0x341a0c> │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ - b a383e0 <__bss_end__@@Base+0x33ad30> │ │ │ │ │ + b a3f0e8 <__bss_end__@@Base+0x341a38> │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmda lr, {r0, r3, r4, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ stmda r2!, {r2, r4, r6, r7, r8, sl, fp, ip, lr} │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ ldmda lr, {r0, r3, r4, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ │ ldrdeq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ │ @@ -3340649,1364 +3340649,1364 @@ │ │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ │ cmpmi sp, r2, asr sp │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ │ strdeq r9, [lr, -r8] │ │ │ │ │ svceq 0x0008504f │ │ │ │ │ ... │ │ │ │ │ - cdpvs 15, 7, cr6, cr5, cr14, {2} │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - ldrbvs r2, [r6, #-100] @ 0xffffff9c │ │ │ │ │ - ldmdbvs r3!, {r1, r4, r5, r6, r9, sp, lr}^ │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ + ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b33c0 <__bss_end__@@Base+0xdb5d10> │ │ │ │ │ - stclcs 13, cr6, [r1, #-196]! @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b33c8 <__bss_end__@@Base+0xdb5d18> │ │ │ │ │ + @ instruction: 0x732f3033 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ - svcvs 0x00756e69 │ │ │ │ │ - strtvs r7, [r0], #-885 @ 0xfffffc8b │ │ │ │ │ - rsbsvc r7, r4, #-1543503871 @ 0xa4000001 │ │ │ │ │ - ldrbtvc r6, [r5], #-617 @ 0xfffffd97 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - svcvs 0x00732f61 │ │ │ │ │ + stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ + strbtvc r6, [r5], #-1390 @ 0xfffffa92 │ │ │ │ │ + stclvs 12, cr2, [r1], #-460 @ 0xfffffe34 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3408 <__bss_end__@@Base+0xdb5d58> │ │ │ │ │ - rsbvc r6, r5, #536870915 @ 0x20000003 │ │ │ │ │ - stclvs 8, cr7, [r1, #-276]! @ 0xfffffeec │ │ │ │ │ - cmnvc r5, #112, 24 @ 0x7000 │ │ │ │ │ - rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - rsbvs r6, pc, #32, 6 @ 0x80000000 │ │ │ │ │ - stmdbvc r1!, {r0, r3, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3400 <__bss_end__@@Base+0xdb5d50> │ │ │ │ │ + cmnvs sp, r2, lsr r1 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbsvc r7, r4, #112, 18 @ 0x1c0000 │ │ │ │ │ + ldclvs 14, cr6, [r3], #-388 @ 0xfffffe7c │ │ │ │ │ + stmdbvc r5!, {r0, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ @ instruction: 0x632c616c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b3430 <__bss_end__@@Base+0xdb5d80> │ │ │ │ │ - svccs 0x00616c32 │ │ │ │ │ - blvs 2d8bb30 <_edata@@Base+0xb38b30> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - cmnvs lr, #427819008 @ 0x19800000 │ │ │ │ │ - mcrvs 3, 3, r7, cr12, cr4, {3} │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3450 <__bss_end__@@Base+0xdb5da0> │ │ │ │ │ - stmdavc r5!, {r0, r1, r4, r5, r8, r9, sl, fp, sp}^ │ │ │ │ │ + svccs 0x00616c33 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ - cmnvs ip, r5, ror #24 │ │ │ │ │ - strbvc r6, [pc, #-1390]! @ 14b30ba <__bss_end__@@Base+0xdb5a0a> │ │ │ │ │ - subvc r2, pc, r3, ror r0 @ │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbvs r6, sp, #460 @ 0x1cc │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3488 <__bss_end__@@Base+0xdb5dd8> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, sl, ip, sp, lr}^ │ │ │ │ │ - ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ - rsbsvc r7, r5, #1660944384 @ 0x63000000 │ │ │ │ │ - strbvc r7, [r5, #-869] @ 0xfffffc9b │ │ │ │ │ - @ instruction: 0x2c78696c │ │ │ │ │ + ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ + eorvc r6, r0, r1, ror #24 │ │ │ │ │ + cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ + cmnvs r9, pc, ror #26 │ │ │ │ │ + strbvc r7, [r5, -ip, ror #6]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b34a8 <__bss_end__@@Base+0xdb5df8> │ │ │ │ │ - ldclcs 5, cr6, [r2], #-196 @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3468 <__bss_end__@@Base+0xdb5db8> │ │ │ │ │ + ldccs 8, cr7, [r4], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r4, r4, ror #2 │ │ │ │ │ - cdpvs 13, 6, cr6, cr1, cr0, {1} │ │ │ │ │ - ldclvs 0, cr7, [r5], #-420 @ 0xfffffe5c │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - @ instruction: 0x612f626e │ │ │ │ │ + strbtvc r6, [r3], #-326 @ 0xfffffeba │ │ │ │ │ + svcvs 0x00632c73 │ │ │ │ │ + ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b34e8 <__bss_end__@@Base+0xdb5e38> │ │ │ │ │ - eorvs r6, pc, #536870915 @ 0x20000003 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbsvc r6, r4, r2, ror r1 │ │ │ │ │ - stclvs 7, cr7, [pc], #-444 @ 14b350c <__bss_end__@@Base+0xdb5e5c> │ │ │ │ │ - rsbvc r6, sp, r3, ror r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b34a0 <__bss_end__@@Base+0xdb5df0> │ │ │ │ │ + svccs 0x00626931 │ │ │ │ │ + strbvs r6, [r6, #-1362]! @ 0xfffffaae │ │ │ │ │ + cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ + strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ + @ instruction: 0x6320726f │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + svcvs 0x005f6269 │ │ │ │ │ + @ instruction: 0x632c6564 │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3520 <__bss_end__@@Base+0xdb5e70> │ │ │ │ │ - svcvs 0x00632c33 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r6, r5, pc, ror #8 │ │ │ │ │ - cmnvs fp, r1, ror #6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b34d0 <__bss_end__@@Base+0xdb5e20> │ │ │ │ │ + @ instruction: 0x632c7932 │ │ │ │ │ + ldrbtvc r6, [r3], #-1364 @ 0xfffffaac │ │ │ │ │ + cmnvc r1, #32, 6 @ 0x80000000 │ │ │ │ │ + strtvs r7, [r0], -r5, ror #6 │ │ │ │ │ + @ instruction: 0x6320726f │ │ │ │ │ + rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + svcvs 0x005f6269 │ │ │ │ │ + rsbsvc r6, r3, r4, ror #10 │ │ │ │ │ + @ instruction: 0x2c74696c │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3500 <__bss_end__@@Base+0xdb5e50> │ │ │ │ │ + stclcs 3, cr7, [r5], #-200 @ 0xffffff38 │ │ │ │ │ + rsbsvc r6, r5, r7, asr #28 │ │ │ │ │ + svcpl 0x00746f6c │ │ │ │ │ + ldrbvs r6, [r0, #-2416]! @ 0xfffff690 │ │ │ │ │ + svcvs 0x00462073 │ │ │ │ │ + strbtvc r6, [r1], #-3442 @ 0xfffff28e │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + svcvs 0x0063736e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3530 <__bss_end__@@Base+0xdb5e80> │ │ │ │ │ + ldmdbvs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + ldrbvc r7, [r2, #-1107]! @ 0xfffffbad │ │ │ │ │ + @ instruction: 0x46206576 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3550 <__bss_end__@@Base+0xdb5ea0> │ │ │ │ │ + ldclcs 4, cr7, [r3], #-196 @ 0xffffff3c │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + vsubvs.f32 s15, s10, s11 │ │ │ │ │ + ldclcs 4, cr7, [r3], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3558 <__bss_end__@@Base+0xdb5ea8> │ │ │ │ │ - svccs 0x00626933 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3578 <__bss_end__@@Base+0xdb5ec8> │ │ │ │ │ + cmnvs r9, #855638016 @ 0x33000000 │ │ │ │ │ + cmnvs r2, r0, asr r1 │ │ │ │ │ + stmdbvs ip!, {r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvc r3, {r0, r1, r5, r6, sp}^ │ │ │ │ │ + strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ + strtmi r7, [r0], -r5, ror #4 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + @ instruction: 0x632c7461 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b35a8 <__bss_end__@@Base+0xdb5ef8> │ │ │ │ │ + @ instruction: 0x632c6c31 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r3, #100, 18 @ 0x190000 │ │ │ │ │ - ldrbvs r6, [r4, #-1394]! @ 0xfffffa8e │ │ │ │ │ - cmnvc r9, #32, 8 @ 0x20000000 │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ - svcvs 0x00697475 │ │ │ │ │ - strbtvc r7, [lr], #-878 @ 0xfffffc92 │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ + rsbvc r7, pc, r0, asr r2 @ │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + rsbsvc r7, r4, #-1811939327 @ 0x94000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b35a0 <__bss_end__@@Base+0xdb5ef0> │ │ │ │ │ - @ instruction: 0x662f6232 │ │ │ │ │ - blvs 2d8bca0 <_edata@@Base+0xb38ca0> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b35e0 <__bss_end__@@Base+0xdb5f30> │ │ │ │ │ + ldclcs 3, cr7, [r4], #-196 @ 0xffffff3c │ │ │ │ │ + blvs 2d8bce0 <_edata@@Base+0xb38ce0> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - rsbvs r6, sp, #396 @ 0x18c │ │ │ │ │ - strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs r9, #-268435450 @ 0xf0000006 │ │ │ │ │ - @ instruction: 0x632c6e73 │ │ │ │ │ + @ instruction: 0x66696373 │ │ │ │ │ + rsbsvc r6, r4, #-2080374783 @ 0x84000001 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b35c8 <__bss_end__@@Base+0xdb5f18> │ │ │ │ │ - stcvs 14, cr6, [pc, #-200]! @ 14b36bc <__bss_end__@@Base+0xdb600c> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3600 <__bss_end__@@Base+0xdb5f50> │ │ │ │ │ + @ instruction: 0x632c6e33 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r6, sp, r8, ror #30 │ │ │ │ │ - cmnvs fp, #-2080374783 @ 0x84000001 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + cmnvs r5, #115 @ 0x73 │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ + ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ + strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + svcvs 0x00736573 │ │ │ │ │ + stclcs 6, cr7, [r5], #-432 @ 0xfffffe50 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3600 <__bss_end__@@Base+0xdb5f50> │ │ │ │ │ - @ instruction: 0x632c6e33 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3648 <__bss_end__@@Base+0xdb5f98> │ │ │ │ │ + cmpvs sp, r3, lsr r1 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvs r6, sp, #456 @ 0x1c8 │ │ │ │ │ - strbtvc r7, [r7], #-613 @ 0xfffffd9b │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ + smcvc 50992 @ 0xc730 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3638 <__bss_end__@@Base+0xdb5f88> │ │ │ │ │ - stclcs 6, cr7, [r5], #-204 @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3678 <__bss_end__@@Base+0xdb5fc8> │ │ │ │ │ + rsbsvc r6, r4, #816 @ 0x330 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ - stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ - rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ - cmnvs r3, #6208 @ 0x1840 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3668 <__bss_end__@@Base+0xdb5fb8> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ - rsbcs r6, lr, r2, ror r1 │ │ │ │ │ - strbvs r6, [r4, #-3917]! @ 0xfffff0b3 │ │ │ │ │ - ldmdbvs r7!, {r5, r8, r9, ip, lr}^ │ │ │ │ │ - strbvs r6, [r8, #-884]! @ 0xfffffc8c │ │ │ │ │ - ldclcs 5, cr6, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ + mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3690 <__bss_end__@@Base+0xdb5fe0> │ │ │ │ │ - mcrvs 4, 3, r7, cr9, cr3, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b36a0 <__bss_end__@@Base+0xdb5ff0> │ │ │ │ │ + svccs 0x00626932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvs r6, [lr], #-2412 @ 0xfffff694 │ │ │ │ │ - strbtvs r7, [r5], #-1139 @ 0xfffffb8d │ │ │ │ │ - ldmdbvs r2!, {r2, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b36c8 <__bss_end__@@Base+0xdb6018> │ │ │ │ │ - svccs 0x00626933 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbtvc r7, [lr], #-869 @ 0xfffffc9b │ │ │ │ │ + ldrbtvs r6, [r0], #-3433 @ 0xfffff297 │ │ │ │ │ + strbtvc r6, [r6], #-1641 @ 0xfffff997 │ │ │ │ │ + svccs 0x00626972 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b36f0 <__bss_end__@@Base+0xdb6040> │ │ │ │ │ - ldmdbvs r2!, {r1, r4, r5, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b36d8 <__bss_end__@@Base+0xdb6028> │ │ │ │ │ + ldclvs 15, cr2, [r3, #-204]! @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ - cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ - rsbsvc r6, r4, #1776 @ 0x6f0 │ │ │ │ │ + rsbvs r6, r5, #25344 @ 0x6300 │ │ │ │ │ + svcpl 0x00686373 │ │ │ │ │ + ldrbtvs r6, [r2], #-3943 @ 0xfffff099 │ │ │ │ │ + cdpvs 14, 6, cr6, cr15, cr1, {3} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3728 <__bss_end__@@Base+0xdb6078> │ │ │ │ │ - @ instruction: 0x632c6133 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3718 <__bss_end__@@Base+0xdb6068> │ │ │ │ │ + rsbsvc r6, r4, #800 @ 0x320 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r6, sp, r3, ror r9 │ │ │ │ │ - rsbsvc r6, r8, ip, ror #10 │ │ │ │ │ - ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ + strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ + strbtvc r6, [lr], #-3945 @ 0xfffff097 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3760 <__bss_end__@@Base+0xdb60b0> │ │ │ │ │ - svcpl 0x00666633 │ │ │ │ │ - ldrbvs r6, [r2, #-2372]! @ 0xfffff6bc │ │ │ │ │ - rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ - rsbvc r2, pc, r9, ror r0 @ │ │ │ │ │ - strbtvc r7, [r1], #-613 @ 0xfffffd9b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3750 <__bss_end__@@Base+0xdb60a0> │ │ │ │ │ + ldrbvs r6, [r6, #-2353]! @ 0xfffff6cf │ │ │ │ │ + blvs 2d8be50 <_edata@@Base+0xb38e50> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + cmnvc r5, r9, ror #28 │ │ │ │ │ + svcpl 0x00666669 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3788 <__bss_end__@@Base+0xdb60d8> │ │ │ │ │ - stmdbvc r4!, {r0, r1, r4, r5, sl, fp, sp}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3770 <__bss_end__@@Base+0xdb60c0> │ │ │ │ │ + strbvs r6, [r6, #-1587]! @ 0xfffff9cd │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbtvc r6, [r2], #-3910 @ 0xfffff0ba │ │ │ │ │ - rsbcs r6, lr, r2, ror r1 │ │ │ │ │ - rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - cmnvs lr, #1962934272 @ 0x75000000 │ │ │ │ │ - svcvs 0x00662c65 │ │ │ │ │ + stmdbvs r7!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbvc r6, r5, #461373440 @ 0x1b800000 │ │ │ │ │ + stclcs 14, cr6, [r7, #-420]! @ 0xfffffe5c │ │ │ │ │ + ldclvs 15, cr6, [r2, #-408]! @ 0xfffffe68 │ │ │ │ │ + ldccs 4, cr7, [r5], #-388 @ 0xfffffe7c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b37c8 <__bss_end__@@Base+0xdb6118> │ │ │ │ │ - strbtvc r6, [r3], #-305 @ 0xfffffecf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b37b0 <__bss_end__@@Base+0xdb6100> │ │ │ │ │ + stmdbvs r6!, {r0, r1, r4, r5, sl, fp, sp}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ - rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ - svcvs 0x0079616c │ │ │ │ │ + rsbsvc r6, r3, r4, asr #18 │ │ │ │ │ + ldmdavs r9!, {r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + cmnvs r0, pc, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3800 <__bss_end__@@Base+0xdb6150> │ │ │ │ │ - cmnvs r5, r2, lsr r1 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b37e8 <__bss_end__@@Base+0xdb6138> │ │ │ │ │ + ldclcs 3, cr7, [r0], #-196 @ 0xffffff3c │ │ │ │ │ + svcvs 0x00727245 │ │ │ │ │ + strbvc r2, [r6, #-114] @ 0xffffff8e │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + stmdbvs ip!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3808 <__bss_end__@@Base+0xdb6158> │ │ │ │ │ + mcrvs 12, 3, r2, cr9, cr1, {1} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmnvs r6, r4, rrx │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ - stcvs 1, cr6, [ip], #-448 @ 0xfffffe40 │ │ │ │ │ - cmnvs r1, #97 @ 0x61 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b3838 <__bss_end__@@Base+0xdb6188> │ │ │ │ │ cmnvs ip, r2, lsr ip │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvs r5, #83 @ 0x53 │ │ │ │ │ - rsbcs r6, ip, r9, ror #2 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - stmdbvs r7!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvc ip, #25344 @ 0x6300 │ │ │ │ │ + blvs 2d8bf38 <_edata@@Base+0xb38f38> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + ldmdbvs r3!, {r0, r5, r6, r9, sp, lr}^ │ │ │ │ │ + strbvs r7, [r6, -sp, rrx]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3870 <__bss_end__@@Base+0xdb61c0> │ │ │ │ │ - strbtvc r6, [r1], #-3377 @ 0xfffff2cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3858 <__bss_end__@@Base+0xdb61a8> │ │ │ │ │ + stclcs 2, cr7, [r1], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cdpvs 5, 7, cr6, cr2, cr2, {2} │ │ │ │ │ - stmdbvs r5!, {r0, r1, r4, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvc r2, [sp, #-3182]! @ 0xfffff392 │ │ │ │ │ + strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ + stclcs 3, cr6, [fp], #-460 @ 0xfffffe34 │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b38a8 <__bss_end__@@Base+0xdb61f8> │ │ │ │ │ - strbtvs r6, [ip], #-1330 @ 0xffffface │ │ │ │ │ - svcvs 0x00727245 │ │ │ │ │ - strbvs r2, [sp, #-114] @ 0xffffff8e │ │ │ │ │ - @ instruction: 0x67617373 │ │ │ │ │ - stclcs 3, cr7, [r3], #-404 @ 0xfffffe6c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3890 <__bss_end__@@Base+0xdb61e0> │ │ │ │ │ + mcrvs 12, 3, r2, cr13, cr3, {1} │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ + cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ + @ instruction: 0x6c616974 │ │ │ │ │ + ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + stclcs 3, cr7, [r3], #-440 @ 0xfffffe48 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b38c8 <__bss_end__@@Base+0xdb6218> │ │ │ │ │ - rsbvc r6, r5, r3, lsr r4 │ │ │ │ │ + rsbvc r6, r5, r1, lsr r4 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - stmdbvs r6!, {r0, r6, r9, sl, sp, lr}^ │ │ │ │ │ - stclvs 5, cr6, [pc], #-440 @ 14b38e4 <__bss_end__@@Base+0xdb6234> │ │ │ │ │ + ldclvs 3, cr7, [r9, #-388]! @ 0xfffffe7c │ │ │ │ │ + stclvs 1, cr6, [pc], #-448 @ 14b38dc <__bss_end__@@Base+0xdb622c> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b38f0 <__bss_end__@@Base+0xdb6240> │ │ │ │ │ ldclcs 3, cr6, [r3], #-200 @ 0xffffff38 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldmdavs r4!, {r0, r1, r2, r3, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - cdpvs 7, 6, cr6, cr15, cr15, {3} │ │ │ │ │ - eorvc r6, r0, r1, ror #24 │ │ │ │ │ - cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ - cmnvs r9, pc, ror #26 │ │ │ │ │ - ldclvs 3, cr7, [r0], #-432 @ 0xfffffe50 │ │ │ │ │ - cmnvs r9, #110100480 @ 0x6900000 │ │ │ │ │ + stmdbvs r7!, {r2, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + rsbcs r6, ip, r3, ror #2 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + cmnvs r5, r3, ror r1 │ │ │ │ │ + ldclvs 4, cr7, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3938 <__bss_end__@@Base+0xdb6288> │ │ │ │ │ - svcpl 0x00746133 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3918 <__bss_end__@@Base+0xdb6268> │ │ │ │ │ + stmdavc r5!, {r0, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbvc r6, [r4, -r2, ror #18]! │ │ │ │ │ - svcvs 0x00657369 │ │ │ │ │ - ldmdbvc r3!, {r0, r1, r5, r6, sl, fp, sp}^ │ │ │ │ │ + strbvc r6, [r2, #-1348]! @ 0xfffffabc │ │ │ │ │ + cdpvs 7, 6, cr6, cr9, cr7, {3} │ │ │ │ │ + stclvs 3, cr7, [pc], #-412 @ 14b3960 <__bss_end__@@Base+0xdb62b0> │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3950 <__bss_end__@@Base+0xdb62a0> │ │ │ │ │ + cmnvs r4, r2, lsr r3 │ │ │ │ │ + strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ + stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strtmi r6, [r0], -pc, ror #28 │ │ │ │ │ + cmnvc sp, #-268435450 @ 0xf0000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3970 <__bss_end__@@Base+0xdb62c0> │ │ │ │ │ - svccs 0x00726f32 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3978 <__bss_end__@@Base+0xdb62c8> │ │ │ │ │ + ldrbvs r6, [r2, #-1587]! @ 0xfffff9cd │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvc r9, #112, 16 @ 0x700000 │ │ │ │ │ - stclvs 3, cr6, [r1], #-420 @ 0xfffffe5c │ │ │ │ │ - mcrvs 3, 3, r6, cr15, cr15, {2} │ │ │ │ │ - mcrvs 4, 3, r7, cr1, cr3, {3} │ │ │ │ │ - ldclcs 3, cr7, [r3], #-464 @ 0xfffffe30 │ │ │ │ │ - subsvc r6, pc, r4, ror pc @ │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b39a8 <__bss_end__@@Base+0xdb62f8> │ │ │ │ │ - ldclvs 14, cr6, [r3], #-204 @ 0xffffff34 │ │ │ │ │ - strbvs r6, [r6, #-1362]! @ 0xfffffaae │ │ │ │ │ - cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ - ldclvs 3, cr7, [r3], #-404 @ 0xfffffe6c │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b39a0 <__bss_end__@@Base+0xdb62f0> │ │ │ │ │ + uqasxvc r6, ip, r2 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + @ instruction: 0x67697274 │ │ │ │ │ + stclvs 15, cr6, [pc], #-464 @ 14b39b0 <__bss_end__@@Base+0xdb6300> │ │ │ │ │ + strbvs r6, [sp, #-3955]! @ 0xfffff08d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b39c8 <__bss_end__@@Base+0xdb6318> │ │ │ │ │ - strbvs r6, [sp, #-3891]! @ 0xfffff0cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b39d8 <__bss_end__@@Base+0xdb6328> │ │ │ │ │ + rsbvc r7, pc, #855638016 @ 0x33000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - vsubvs.f32 s15, s10, s11 │ │ │ │ │ - ldrbtvs r7, [r3], #-1129 @ 0xfffffb97 │ │ │ │ │ - strtvs r6, [ip], #-3429 @ 0xfffff29b │ │ │ │ │ + stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + rsbseq r6, sp, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3a00 <__bss_end__@@Base+0xdb6350> │ │ │ │ │ - rsbseq r7, sp, r3, lsr r4 │ │ │ │ │ - strbtvs r6, [lr], #-338 @ 0xfffffeae │ │ │ │ │ - cdpmi 13, 2, cr6, cr0, cr15, {3} │ │ │ │ │ - strbvs r6, [r2, #-3445]! @ 0xfffff28b │ │ │ │ │ - andeq r7, r0, r2, ror r3 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3a10 <__bss_end__@@Base+0xdb6360> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ + ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3a20 <__bss_end__@@Base+0xdb6370> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3a30 <__bss_end__@@Base+0xdb6380> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - eorpl r6, r0, lr, ror #14 │ │ │ │ │ - strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3a58 <__bss_end__@@Base+0xdb63a8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3a60 <__bss_end__@@Base+0xdb63b0> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + ldrbvs r7, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ │ + svcvs 0x00656772 │ │ │ │ │ + rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ │ + strtmi r6, [r0], -r9, ror #6 │ │ │ │ │ + strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3a88 <__bss_end__@@Base+0xdb63d8> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ + rsbscs r6, r4, r5, ror #28 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + svcvs 0x00697461 │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3ab0 <__bss_end__@@Base+0xdb6400> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ - cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ - strbtvc r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ │ - cmnvs r2, r5, ror #14 │ │ │ │ │ - andeq r7, r0, ip, ror #6 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cmnvs lr, r6, ror #18 │ │ │ │ │ + rsbeq r6, r5, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3a98 <__bss_end__@@Base+0xdb63e8> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3ad8 <__bss_end__@@Base+0xdb6428> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ - ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - andeq r7, r0, r8, ror #6 │ │ │ │ │ + strbvs r6, [r1, -r4, ror #18]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3ad8 <__bss_end__@@Base+0xdb6428> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3b08 <__bss_end__@@Base+0xdb6458> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldrbvc r7, [r3, #-111]! @ 0xffffff91 │ │ │ │ │ - rsbseq r7, r4, r2, ror #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + uqsub16vc r6, ip, r3 │ │ │ │ │ + ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3b10 <__bss_end__@@Base+0xdb6460> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3b40 <__bss_end__@@Base+0xdb6490> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3b20 <__bss_end__@@Base+0xdb6470> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - svcvs 0x00432072 │ │ │ │ │ - strbvs r7, [ip, #-109]! @ 0xffffff93 │ │ │ │ │ - strbvc r2, [lr, #-120] @ 0xffffff88 │ │ │ │ │ - rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3b50 <__bss_end__@@Base+0xdb64a0> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14b3d2c <__bss_end__@@Base+0xdb667c> │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + cmpvs r0, r4, rrx │ │ │ │ │ + rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3b88 <__bss_end__@@Base+0xdb64d8> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3b78 <__bss_end__@@Base+0xdb64c8> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ - ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - andeq r7, r0, r5, ror #4 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3bb8 <__bss_end__@@Base+0xdb6508> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3ba0 <__bss_end__@@Base+0xdb64f0> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbvc r7, r5, #79 @ 0x4f │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - hvcvc 20994 @ 0x5202 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + ldmdbvc r2!, {r0, r6, r8, fp, sp, lr}^ │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ + andeq r7, r0, lr, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3be0 <__bss_end__@@Base+0xdb6530> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3bc0 <__bss_end__@@Base+0xdb6510> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - andeq r6, r0, ip, ror #2 │ │ │ │ │ + rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ + rsbscs r6, r2, r9, ror #10 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3c18 <__bss_end__@@Base+0xdb6568> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3c00 <__bss_end__@@Base+0xdb6550> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - andeq r7, r0, r8, ror #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvc r6, lr, sp, ror #18 │ │ │ │ │ + rsbeq r6, fp, r1, ror #6 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3c28 <__bss_end__@@Base+0xdb6578> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ + rsbseq r6, r2, lr, ror #10 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b3c50 <__bss_end__@@Base+0xdb65a0> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - strbvs r2, [r7, #-114] @ 0xffffff8e │ │ │ │ │ - cmnvs r2, lr, ror #8 │ │ │ │ │ - andeq r0, r0, lr, rrx │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + subpl r4, r5, pc, asr #8 │ │ │ │ │ + subeq r4, fp, r1, asr #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b3c78 <__bss_end__@@Base+0xdb65c8> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stmdbvs sp!, {r2, r3, r6, r8, fp, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r4, ror r3 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ + ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3cb0 <__bss_end__@@Base+0xdb6600> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3ca8 <__bss_end__@@Base+0xdb65f8> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ - blvs 2d8c3b0 <_edata@@Base+0xb393b0> │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - eorseq r3, r0, r6, ror #18 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3cd0 <__bss_end__@@Base+0xdb6620> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3cb8 <__bss_end__@@Base+0xdb6608> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - ldclvs 15, cr6, [r2], #-476 @ 0xfffffe24 │ │ │ │ │ - rsbvc r6, r1, r4, ror #26 │ │ │ │ │ + cmnvs r3, #100, 10 @ 0x19000000 │ │ │ │ │ + ldrbtvc r6, [r0], #-2418 @ 0xfffff68e │ │ │ │ │ + rsbcs r7, r5, r9, ror #12 │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ + ldmdbvs r4!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r3, ror #6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3d08 <__bss_end__@@Base+0xdb6658> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3d00 <__bss_end__@@Base+0xdb6650> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ - strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3d40 <__bss_end__@@Base+0xdb6690> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - ldrbvc r6, [r9, -fp, asr #10]! │ │ │ │ │ - rsbcs r7, r4, pc, ror #4 │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ - cmnvc r4, #1552 @ 0x610 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3d60 <__bss_end__@@Base+0xdb66b0> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - eorpl r6, r0, lr, ror #14 │ │ │ │ │ - strbvs r6, [r3, #-3954]! @ 0xfffff08e │ │ │ │ │ - mcrvs 3, 3, r7, cr9, cr3, {3} │ │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ │ + strbvs r6, [r7, #-3169]! @ 0xfffff39f │ │ │ │ │ + stmdbvs r1!, {r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ + stmdavc r5!, {r0, r1, r5, r6, sp}^ │ │ │ │ │ + cmnvc lr, #116, 10 @ 0x1d000000 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3d88 <__bss_end__@@Base+0xdb66d8> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3d38 <__bss_end__@@Base+0xdb6688> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ - rsbvc r4, lr, r0, lsr #18 │ │ │ │ │ - @ instruction: 0x61207475 │ │ │ │ │ - svcmi 0x0020646e │ │ │ │ │ - ldrbvc r7, [r0, #-1141]! @ 0xfffffb8b │ │ │ │ │ - ldrbvs r6, [r2, #-372]! @ 0xfffffe8c │ │ │ │ │ - strbtvs r7, [r1], -pc, lsr #22 │ │ │ │ │ + ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ 14b3d50 <__bss_end__@@Base+0xdb66a0> │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3dd0 <__bss_end__@@Base+0xdb6720> │ │ │ │ │ - @ instruction: 0x676c6131 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3d70 <__bss_end__@@Base+0xdb66c0> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ + strbtvc r7, [lr], #-1362 @ 0xfffffaae │ │ │ │ │ + rsbcs r6, r5, r9, ror #26 │ │ │ │ │ + ldmdbvs r6!, {r0, r2, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclvs 15, cr6, [lr, #-456]! @ 0xfffffe38 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3e00 <__bss_end__@@Base+0xdb6750> │ │ │ │ │ - @ instruction: 0x632c6e32 │ │ │ │ │ - stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - subscs r4, r3, r9, asr #12 │ │ │ │ │ - cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ - cmnvc ip, #116, 2 │ │ │ │ │ - svccs 0x00616c79 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3db0 <__bss_end__@@Base+0xdb6700> │ │ │ │ │ + stclcs 13, cr6, [r1, #-200]! @ 0xffffff38 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + strbvs r6, [ip, -r4, ror #12]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3e30 <__bss_end__@@Base+0xdb6780> │ │ │ │ │ - mcrvs 15, 3, r6, cr12, cr3, {1} │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3dd8 <__bss_end__@@Base+0xdb6728> │ │ │ │ │ + cmnvs r8, r3, lsr r3 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ - rsbcs r6, r4, r1, ror #28 │ │ │ │ │ - strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ + cmnvs r2, r3, ror pc │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3e68 <__bss_end__@@Base+0xdb67b8> │ │ │ │ │ - rsbvs r6, sp, #49, 30 @ 0xc4 │ │ │ │ │ - cmnvc lr, #268 @ 0x10c │ │ │ │ │ - strbtvc r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ - svcvs 0x00632c73 │ │ │ │ │ - ldmdbvs r2!, {r1, r2, r3, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3e00 <__bss_end__@@Base+0xdb6750> │ │ │ │ │ + @ instruction: 0x632c6e32 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ + stmdavc r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3e88 <__bss_end__@@Base+0xdb67d8> │ │ │ │ │ - @ instruction: 0x2c786931 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, lr, ror #14 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3e28 <__bss_end__@@Base+0xdb6778> │ │ │ │ │ + stclvs 3, cr6, [pc], #-204 @ 14b3f18 <__bss_end__@@Base+0xdb6868> │ │ │ │ │ + blvs 2d8c528 <_edata@@Base+0xb39528> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + mcrvs 5, 3, r7, cr1, cr1, {3} │ │ │ │ │ + svcpl 0x006d7574 │ │ │ │ │ + rsbvc r6, sp, r3, ror #30 │ │ │ │ │ + mcrvs 4, 3, r7, cr9, cr5, {3} │ │ │ │ │ + svcvs 0x00632c67 │ │ │ │ │ + strbvc r6, [r5, -ip, ror #28]! │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3ea0 <__bss_end__@@Base+0xdb67f0> │ │ │ │ │ - svccs 0x00626931 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3e58 <__bss_end__@@Base+0xdb67a8> │ │ │ │ │ + ldccs 8, cr7, [r4], #-204 @ 0xffffff34 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14b4018 <__bss_end__@@Base+0xdb6968> │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ + rsbvc r4, pc, #32, 12 @ 0x2000000 │ │ │ │ │ + cmnvc r4, #1073741851 @ 0x4000001b │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3e78 <__bss_end__@@Base+0xdb67c8> │ │ │ │ │ + ldmdbvs r2!, {r0, r4, r5, sl, ip, sp, lr}^ │ │ │ │ │ + blvs 2d8c578 <_edata@@Base+0xb39578> │ │ │ │ │ + rsbcs r6, r5, r1, ror #14 │ │ │ │ │ + cmnvs r5, #1912602624 @ 0x72000000 │ │ │ │ │ + ldclcs 14, cr6, [r8], #-444 @ 0xfffffe44 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3eb8 <__bss_end__@@Base+0xdb6808> │ │ │ │ │ - strtvs r7, [sp], #-1074 @ 0xfffffbce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3e98 <__bss_end__@@Base+0xdb67e8> │ │ │ │ │ + ldclcs 5, cr6, [r2], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbcs r7, r7, r2, asr #10 │ │ │ │ │ - ldrbvs r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ │ - svcvs 0x00697463 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr14, {3} │ │ │ │ │ - ldrbvs r2, [r2, #-100] @ 0xffffff9c │ │ │ │ │ - ldrbtvc r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ │ - stclcs 14, cr6, [r7], #-420 @ 0xfffffe5c │ │ │ │ │ + rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ + cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ + rsbscs r6, r2, r5, ror #2 │ │ │ │ │ + strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ + cmnvs r1, #536870918 @ 0x20000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3f00 <__bss_end__@@Base+0xdb6850> │ │ │ │ │ - rsbvc r6, sp, r1, lsr r9 │ │ │ │ │ - cdpvs 4, 6, cr6, cr5, cr9, {2} │ │ │ │ │ - stmdbvs r6!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - ldclvs 2, cr7, [r3, #-404]! @ 0xfffffe6c │ │ │ │ │ - svcvs 0x00632c61 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3ee0 <__bss_end__@@Base+0xdb6830> │ │ │ │ │ + @ instruction: 0x2c746932 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + rsbvc r6, sp, r3, asr r9 │ │ │ │ │ + stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ + rsbvc r6, sp, pc, ror #28 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3f20 <__bss_end__@@Base+0xdb6870> │ │ │ │ │ - ldmdbvs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3f10 <__bss_end__@@Base+0xdb6860> │ │ │ │ │ + svcvs 0x00632c31 │ │ │ │ │ + cmnvc r3, #80, 30 @ 0x140 │ │ │ │ │ + strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ │ + rsbvc r6, sp, r0, lsr #18 │ │ │ │ │ + ldrbvs r6, [r6, #-3954]! @ 0xfffff08e │ │ │ │ │ + strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ + svcvs 0x00742073 │ │ │ │ │ + cdpvs 3, 6, cr6, cr15, cr0, {1} │ │ │ │ │ + rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + strbvs r6, [r4, #-3935]! @ 0xfffff0a1 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3f48 <__bss_end__@@Base+0xdb6898> │ │ │ │ │ + svccs 0x00626932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr3, {3} │ │ │ │ │ - ldrbtvc r6, [r2], #-3955 @ 0xfffff08d │ │ │ │ │ - svccs 0x00626972 │ │ │ │ │ + strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ + svcpl 0x00626972 │ │ │ │ │ + svccs 0x0065646f │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3f58 <__bss_end__@@Base+0xdb68a8> │ │ │ │ │ - ldclcs 5, cr6, [r3], #-200 @ 0xffffff38 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3f80 <__bss_end__@@Base+0xdb68d0> │ │ │ │ │ + svccs 0x00626932 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - @ instruction: 0x67697274 │ │ │ │ │ - stclvs 15, cr6, [pc], #-464 @ 14b3f5c <__bss_end__@@Base+0xdb68ac> │ │ │ │ │ - strbvc r6, [r7, #-2419]! @ 0xfffff68d │ │ │ │ │ - ldclcs 5, cr6, [r3], #-456 @ 0xfffffe38 │ │ │ │ │ + rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ + cdpvs 4, 6, cr7, cr9, cr1, {3} │ │ │ │ │ + cmnvc r9, #-1677721599 @ 0x9c000001 │ │ │ │ │ + @ instruction: 0x676d6574 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3fb0 <__bss_end__@@Base+0xdb6900> │ │ │ │ │ + @ instruction: 0x672f6233 │ │ │ │ │ + stclvs 1, cr6, [sp, #-284]! @ 0xfffffee4 │ │ │ │ │ + cdpvs 0, 6, cr2, cr1, cr1, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvc r7, pc, #1660944384 @ 0x63000000 │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + ldclcs 3, cr7, [r4], #-460 @ 0xfffffe34 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3fe0 <__bss_end__@@Base+0xdb6930> │ │ │ │ │ + rsbsvc r6, r4, #784 @ 0x310 │ │ │ │ │ + rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + rsbseq r7, r3, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3f88 <__bss_end__@@Base+0xdb68d8> │ │ │ │ │ - @ instruction: 0x632c7433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b3ff8 <__bss_end__@@Base+0xdb6948> │ │ │ │ │ + stcvs 2, cr6, [pc], #-196 @ 14b40f0 <__bss_end__@@Base+0xdb6a40> │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbtvc r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ - strbvc r4, [pc, #-1568]! @ 14b3b3c <__bss_end__@@Base+0xdb648c> │ │ │ │ │ - rsbvc r6, r5, #1867776 @ 0x1c8000 │ │ │ │ │ - cmnvs r2, r0, lsr #8 │ │ │ │ │ - svcvs 0x0066736e │ │ │ │ │ - @ instruction: 0x672f6d72 │ │ │ │ │ + strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ + smcvs 13970 @ 0x3692 │ │ │ │ │ + svcvs 0x0073206c │ │ │ │ │ + ldmdbvs r4!, {r2, r3, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + svcvs 0x00206e6f │ │ │ │ │ + stmdbvs r4!, {r1, r2, r5, r6, sp}^ │ │ │ │ │ + rsbvc r6, r5, #106954752 @ 0x6600000 │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ │ + strvs r6, [r0, #-3169]! @ 0xfffff39f │ │ │ │ │ + strbtvc r7, [r1], #-1393 @ 0xfffffa8f │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + cmpvs sp, sp, ror #2 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3fc0 <__bss_end__@@Base+0xdb6910> │ │ │ │ │ - rsbsvc r6, r4, #784 @ 0x310 │ │ │ │ │ - ldrbvs r7, [r4, #-2117]! @ 0xfffff7bb │ │ │ │ │ - cdpvs 4, 6, cr6, cr9, cr14, {3} │ │ │ │ │ - ldmdbvc r0!, {r0, r1, r2, r5, r6, sp}^ │ │ │ │ │ - mcrvs 2, 3, r7, cr1, cr4, {3} │ │ │ │ │ - strbtvc r6, [r1], #-3187 @ 0xfffff38d │ │ │ │ │ - svccs 0x00626965 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4048 <__bss_end__@@Base+0xdb6998> │ │ │ │ │ + cmnvs r3, #3136 @ 0xc40 │ │ │ │ │ + strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ + rsbcs r6, lr, r2, ror r1 │ │ │ │ │ + ldmdbvs r4!, {r0, r1, r2, r3, r6, ip, sp, lr}^ │ │ │ │ │ + strtpl r6, [r0], -pc, ror #28 │ │ │ │ │ + cmnvs r9, r1, ror #4 │ │ │ │ │ + cmnvc r5, #25088 @ 0x6200 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b3fe8 <__bss_end__@@Base+0xdb6938> │ │ │ │ │ - @ instruction: 0x67657433 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4070 <__bss_end__@@Base+0xdb69c0> │ │ │ │ │ + ldclcs 5, cr6, [r3], #-204 @ 0xffffff34 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvs r7, pc, #1879048198 @ 0x70000006 │ │ │ │ │ - ldrbtvc r6, [r2], #-1390 @ 0xfffffa92 │ │ │ │ │ - stclcs 13, cr6, [ip], #-416 @ 0xfffffe60 │ │ │ │ │ + strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ + cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ + strbtvc r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ │ + rsbvs r6, lr, #420 @ 0x1a4 │ │ │ │ │ + cdpvs 2, 6, cr7, cr1, cr15, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4020 <__bss_end__@@Base+0xdb6970> │ │ │ │ │ - svcvs 0x002d6133 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b40b0 <__bss_end__@@Base+0xdb6a00> │ │ │ │ │ + ldccs 4, cr3, [r5], #-196 @ 0xffffff3c │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r6, r8, sp, lr}^ │ │ │ │ │ - @ instruction: 0x7327616d │ │ │ │ │ - strbtvc r4, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ │ - cmnvc r1, #268435462 @ 0x10000006 │ │ │ │ │ - rsbvs r7, r9, #1342177286 @ 0x50000006 │ │ │ │ │ - cmnvs r3, #3008 @ 0xbc0 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbmi r5, [r1], #-1361 @ 0xfffffaaf │ │ │ │ │ + blmi 25847d0 <_edata@@Base+0x3317d0> │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4058 <__bss_end__@@Base+0xdb69a8> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b40e8 <__bss_end__@@Base+0xdb6a38> │ │ │ │ │ + strbvs r7, [ip, #-49]! @ 0xffffffcf │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r7, [ip, #-1362]! @ 0xfffffaae │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r0, r4, rrx │ │ │ │ │ - rsbvc r7, r5, #116, 8 @ 0x74000000 │ │ │ │ │ - stclcs 3, cr7, [sp], #-440 @ 0xfffffe48 │ │ │ │ │ + strbvc r6, [r5, -sp, ror #28]! │ │ │ │ │ + strbvc r6, [lr, #-3956]! @ 0xfffff08c │ │ │ │ │ + svcvs 0x0063696e │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4098 <__bss_end__@@Base+0xdb69e8> │ │ │ │ │ - mcrvs 3, 3, r6, cr15, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4120 <__bss_end__@@Base+0xdb6a70> │ │ │ │ │ + strvc r6, [pc, #-563]! @ 14b40a9 <__bss_end__@@Base+0xdb69f9> │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ │ - cmnvs r2, r3, ror r1 │ │ │ │ │ - svcvs 0x00632c67 │ │ │ │ │ + stmdbvc ip!, {r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + stmdbvs sp!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + svcvs 0x00736c61 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b40d0 <__bss_end__@@Base+0xdb6a20> │ │ │ │ │ - strbtvc r6, [lr], #-3891 @ 0xfffff0cd │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4158 <__bss_end__@@Base+0xdb6aa8> │ │ │ │ │ + cmnvc r5, #822083584 @ 0x31000000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r6, lr, sp, ror #18 │ │ │ │ │ - cdpvs 3, 6, cr6, cr11, cr1, {3} │ │ │ │ │ - rsbvs r7, r9, #116, 4 @ 0x40000007 │ │ │ │ │ + strbtvc r7, [r1], #-1139 @ 0xfffffb8d │ │ │ │ │ + stmdbvs sp!, {r0, r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strvs r7, [ip, #-867]! @ 0xfffffc9d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4108 <__bss_end__@@Base+0xdb6a58> │ │ │ │ │ - rsbsvc r6, r4, #816 @ 0x330 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbsvc r6, r5, #280 @ 0x118 │ │ │ │ │ - rsbscs r6, r2, r9, ror #10 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - strbtvc r7, [lr], #-869 @ 0xfffffc9b │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4190 <__bss_end__@@Base+0xdb6ae0> │ │ │ │ │ + @ instruction: 0x2c356b33 │ │ │ │ │ + rsbvc r7, r5, #1409286145 @ 0x54000001 │ │ │ │ │ + strbtvs r6, [r5], -r0, lsr #8 │ │ │ │ │ + strbtvs r6, [r5], #-3689 @ 0xfffff197 │ │ │ │ │ + ldrbvs r6, [r0, #-3872]! @ 0xfffff0e0 │ │ │ │ │ + svcvs 0x00746172 │ │ │ │ │ + svcvs 0x00667372 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4138 <__bss_end__@@Base+0xdb6a88> │ │ │ │ │ - cmnvc r5, #838860800 @ 0x32000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b41b8 <__bss_end__@@Base+0xdb6b08> │ │ │ │ │ + strbtvc r6, [r3], #-305 @ 0xfffffecf │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ │ - svcpl 0x00626972 │ │ │ │ │ + @ instruction: 0x6d6d7953 │ │ │ │ │ + ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ + stcvs 3, cr7, [pc], #-404 @ 14b41fc <__bss_end__@@Base+0xdb6b4c> │ │ │ │ │ + ldclcs 3, cr7, [r0], #-420 @ 0xfffffe5c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4160 <__bss_end__@@Base+0xdb6ab0> │ │ │ │ │ - strbvs r6, [r6, #-1586]! @ 0xfffff9ce │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b41e8 <__bss_end__@@Base+0xdb6b38> │ │ │ │ │ + stmdbvs ip!, {r1, r4, r5, r8, r9, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - subsvc r6, pc, r4, ror pc @ │ │ │ │ │ - svcpl 0x00796c6f │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ - cmnvs r0, r5, ror #8 │ │ │ │ │ - @ instruction: 0x2c356b63 │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r6, r8, sl, sp, lr}^ │ │ │ │ │ + strbvs r7, [r5, -r5, ror #6]! │ │ │ │ │ + ldmdbvs r4!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b41a0 <__bss_end__@@Base+0xdb6af0> │ │ │ │ │ - stmdbvs r6!, {r0, r1, r4, r5, sl, fp, sp}^ │ │ │ │ │ - ldrbvc r6, [r3, #-2390]! @ 0xfffff6aa │ │ │ │ │ - bvc 2f0f4e8 <_edata@@Base+0xcbc4e8> │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ - ldmdbvs r7!, {r1, r2, r3, r5, r6, sp}^ │ │ │ │ │ - @ instruction: 0x56206874 │ │ │ │ │ - strbtvc r4, [r3], #-2900 @ 0xfffff4ac │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4220 <__bss_end__@@Base+0xdb6b70> │ │ │ │ │ + blvs 2d8c8a4 <_edata@@Base+0xb398a4> │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbvc r7, [r1, #-876]! @ 0xfffffc94 │ │ │ │ │ + cmnvc r5, #268435462 @ 0x10000006 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b41c8 <__bss_end__@@Base+0xdb6b18> │ │ │ │ │ - cmnvs r0, r3, lsr sp │ │ │ │ │ - strbvs r6, [ip, #-2374]! @ 0xfffff6ba │ │ │ │ │ - rsceq sl, r1, r3, ror r4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4248 <__bss_end__@@Base+0xdb6b98> │ │ │ │ │ + stclcs 2, cr7, [r1], #-204 @ 0xffffff34 │ │ │ │ │ + svcvs 0x00707845 │ │ │ │ │ + strbtvc r6, [lr], #-1390 @ 0xfffffa92 │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ + stclvs 2, cr7, [r1], #-412 @ 0xfffffe64 │ │ │ │ │ + strbtvc r6, [r1], #-3443 @ 0xfffff28d │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b41e0 <__bss_end__@@Base+0xdb6b30> │ │ │ │ │ - svcvs 0x00656731 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4270 <__bss_end__@@Base+0xdb6bc0> │ │ │ │ │ + rsbvc r6, lr, r1, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - subscs r6, r8, r4, asr r5 │ │ │ │ │ - rsbsvc r7, r4, pc, asr #10 │ │ │ │ │ - stmdbvs ip!, {r0, r2, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ + strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ │ + stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ │ + rsbvc r6, r2, #432013312 @ 0x19c00000 │ │ │ │ │ + ldclvs 2, cr7, [pc, #-388] @ 14b42d4 <__bss_end__@@Base+0xdb6c24> │ │ │ │ │ + stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4218 <__bss_end__@@Base+0xdb6b68> │ │ │ │ │ - cmnvs r1, #49 @ 0x31 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b42b0 <__bss_end__@@Base+0xdb6c00> │ │ │ │ │ + cmnvs r3, r3, lsr r9 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r6, [r4, #-3938]! @ 0xfffff09e │ │ │ │ │ + cmnvs r5, #83 @ 0x53 │ │ │ │ │ + rsbcs r6, ip, r9, ror #2 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + ldclcs 3, cr6, [r3], #-460 @ 0xfffffe34 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4248 <__bss_end__@@Base+0xdb6b98> │ │ │ │ │ - stclcs 2, cr7, [r1], #-200 @ 0xffffff38 │ │ │ │ │ - stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r6, sp, r3, ror #30 │ │ │ │ │ - rsbscs r6, r8, ip, ror #10 │ │ │ │ │ - cmnvs r1, #1610612742 @ 0x60000006 │ │ │ │ │ - cmnvc ip, #116, 2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b42f0 <__bss_end__@@Base+0xdb6c40> │ │ │ │ │ + ldrbvs r6, [r4, #-305]! @ 0xfffffecf │ │ │ │ │ + rsbsvc r6, r5, #332 @ 0x14c │ │ │ │ │ + stcmi 5, cr6, [r0], #-396 @ 0xfffffe74 │ │ │ │ │ + stclvs 6, cr7, [r5], #-404 @ 0xfffffe6c │ │ │ │ │ + rsbvs r4, r5, #32, 8 @ 0x20000000 │ │ │ │ │ + stmdbvs r7!, {r0, r2, r4, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ + stmdavc r5!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4278 <__bss_end__@@Base+0xdb6bc8> │ │ │ │ │ - rsbsvc r6, r3, r3, lsr r9 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4318 <__bss_end__@@Base+0xdb6c68> │ │ │ │ │ + cmnvs r9, #52428800 @ 0x3200000 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs lr, r6, ror #18 │ │ │ │ │ - stclvs 3, cr6, [r5, #-440]! @ 0xfffffe48 │ │ │ │ │ - stclcs 1, cr6, [r4], #-404 @ 0xfffffe6c │ │ │ │ │ + strbvc r7, [pc, #-583]! @ 14b42ad <__bss_end__@@Base+0xdb6bfd> │ │ │ │ │ + strbtvs r7, [lr], #-880 @ 0xfffffc90 │ │ │ │ │ + cmnvs r4, ip, lsr #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b42b0 <__bss_end__@@Base+0xdb6c00> │ │ │ │ │ - cmnvs r3, r3, lsr r9 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4350 <__bss_end__@@Base+0xdb6ca0> │ │ │ │ │ + ldmdbvc r3!, {r1, r4, r5, sl, fp, sp}^ │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - uqsub16vc r6, ip, r3 │ │ │ │ │ - ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ - ldmdavs r4!, {r0, r1, r5, r6, r9, ip, sp, lr}^ │ │ │ │ │ - stclvs 0, cr7, [pc], #-444 @ 14b42d0 <__bss_end__@@Base+0xdb6c20> │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbtvc r6, [r6], #-1895 @ 0xfffff899 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b42e0 <__bss_end__@@Base+0xdb6c30> │ │ │ │ │ - ldclcs 3, cr6, [r3], #-204 @ 0xffffff34 │ │ │ │ │ - cmnvc r3, #276824064 @ 0x10800000 │ │ │ │ │ - strtmi r6, [r0], -r5, ror #24 │ │ │ │ │ - strbtvc r6, [r3], #-3701 @ 0xfffff18b │ │ │ │ │ - cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4380 <__bss_end__@@Base+0xdb6cd0> │ │ │ │ │ + stmdbvs r4!, {r0, r1, r4, r5, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r2, r1, asr #4 │ │ │ │ │ + rsceq r7, r2, r9, ror r3 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4300 <__bss_end__@@Base+0xdb6c50> │ │ │ │ │ - stmdavc r5!, {r0, r4, r5, sl, fp, sp, lr}^ │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4398 <__bss_end__@@Base+0xdb6ce8> │ │ │ │ │ + ldclvs 14, cr6, [r3], #-196 @ 0xffffff3c │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ - strbtvc r7, [r1], #-615 @ 0xfffffd99 │ │ │ │ │ - svcvs 0x006e6f69 │ │ │ │ │ - svcvs 0x00732c6e │ │ │ │ │ + rsbvc r6, sp, r3, ror r9 │ │ │ │ │ + ldrbtvc r6, [r8], #-1388 @ 0xfffffa94 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4330 <__bss_end__@@Base+0xdb6c80> │ │ │ │ │ - stclvs 3, cr7, [pc], #-196 @ 14b4428 <__bss_end__@@Base+0xdb6d78> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b43c0 <__bss_end__@@Base+0xdb6d10> │ │ │ │ │ + stclvs 4, cr7, [r9], #-204 @ 0xffffff34 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - smcvc 50992 @ 0xc730 │ │ │ │ │ - mcrvs 2, 3, r7, cr9, cr4, {3} │ │ │ │ │ + ldclcs 12, cr6, [r4, #-388]! @ 0xfffffe7c │ │ │ │ │ + rsbsvc r6, r3, r4, ror #18 │ │ │ │ │ + cmnvc r9, #108, 2 │ │ │ │ │ + ldrbvs r2, [r4, #-3175]! @ 0xfffff399 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b43f0 <__bss_end__@@Base+0xdb6d40> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + rsbsvc r6, r3, ip, asr #18 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + stmdavc r1!, {r5, r8, sl, fp, lr}^ │ │ │ │ │ + rsbeq r6, r1, r9, ror #26 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4358 <__bss_end__@@Base+0xdb6ca8> │ │ │ │ │ - rsbvc r7, pc, #-872415232 @ 0xcc000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4410 <__bss_end__@@Base+0xdb6d60> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cdpvs 4, 6, cr7, cr5, cr9, {3} │ │ │ │ │ - mrcvs 15, 3, r6, cr2, cr3, {3} │ │ │ │ │ - stmdbvs r4!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4390 <__bss_end__@@Base+0xdb6ce0> │ │ │ │ │ - uqasxvc r6, ip, r2 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - stmdbvs ip!, {r0, r1, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbvc r6, pc, #461373440 @ 0x1b800000 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b43b8 <__bss_end__@@Base+0xdb6d08> │ │ │ │ │ - strbvs r6, [sp, #-3890]! @ 0xfffff0ce │ │ │ │ │ - rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ - strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ - cmnvs r9, pc, ror #4 │ │ │ │ │ - strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - cmnvc r3, #1776 @ 0x6f0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b43e0 <__bss_end__@@Base+0xdb6d30> │ │ │ │ │ - ldrbvs r2, [r4, #-3121]! @ 0xfffff3cf │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + cmnvs r3, #1261568 @ 0x134000 │ │ │ │ │ + cmnvs ip, r5, ror #24 │ │ │ │ │ + strbvc r6, [pc, #-1390]! @ 14b4086 <__bss_end__@@Base+0xdb69d6> │ │ │ │ │ + subvc r2, pc, r3, ror r0 @ │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - cdpvs 2, 7, cr5, cr5, cr0, {1} │ │ │ │ │ - strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ │ - strbtvc r4, [lr], -r0, lsr #10 │ │ │ │ │ - cdpvs 2, 6, cr7, cr15, cr9, {3} │ │ │ │ │ - strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ + andeq r0, r0, r3, ror r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4418 <__bss_end__@@Base+0xdb6d68> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4458 <__bss_end__@@Base+0xdb6da8> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ - @ instruction: 0x67697254 │ │ │ │ │ - stclvs 14, cr6, [pc, #-444]! @ 14b4420 <__bss_end__@@Base+0xdb6d70> │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r5, r6, sl, ip, sp, lr}^ │ │ │ │ │ - strbvc r2, [r6, #-99] @ 0xffffff9d │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4440 <__bss_end__@@Base+0xdb6d90> │ │ │ │ │ - andeq r0, r0, r1, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvs r6, [r6, -ip, ror #4]! │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + strbvs r6, [r6, #-3689]! @ 0xfffff197 │ │ │ │ │ + cmnvs lr, #478150656 @ 0x1c800000 │ │ │ │ │ + ldrbvs r5, [r2, #-3941]! @ 0xfffff09b │ │ │ │ │ + strbtvc r7, [ip], #-1395 @ 0xfffffa8d │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4468 <__bss_end__@@Base+0xdb6db8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4498 <__bss_end__@@Base+0xdb6de8> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvs r7, [sp, #-1390]! @ 0xfffffa92 │ │ │ │ │ - smcvs 13970 @ 0x3692 │ │ │ │ │ - rsbeq r6, pc, ip, ror #18 │ │ │ │ │ + ldrbvs r6, [r4, #-3657]! @ 0xfffff1b7 │ │ │ │ │ + rsbsvc r7, r5, r2, ror r2 │ │ │ │ │ + andeq r7, r0, r4, ror r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4498 <__bss_end__@@Base+0xdb6de8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b44b8 <__bss_end__@@Base+0xdb6e08> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr9, cr3, {3} │ │ │ │ │ + ldrbtvc r7, [r9], #-32 @ 0xffffffe0 │ │ │ │ │ + cmnvc lr, #-2147483620 @ 0x8000001c │ │ │ │ │ + ldrbvs r6, [r4, #-364]! @ 0xfffffe94 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b44e0 <__bss_end__@@Base+0xdb6e30> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvs r6, [r6], -r4, asr #18 │ │ │ │ │ - cdpvs 2, 6, cr7, cr5, cr5, {3} │ │ │ │ │ - @ instruction: 0x6c616974 │ │ │ │ │ - ldrbvc r4, [r1, #-1312]! @ 0xfffffae0 │ │ │ │ │ - svcvs 0x00697461 │ │ │ │ │ + stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ + cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ + cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ + svcvs 0x00697463 │ │ │ │ │ andeq r7, r0, lr, ror #6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b44e0 <__bss_end__@@Base+0xdb6e30> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4520 <__bss_end__@@Base+0xdb6e70> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - svcvs 0x00662073 │ │ │ │ │ - strbvc r2, [lr, #-114]! @ 0xffffff8e │ │ │ │ │ - ldmdbvs r2!, {r0, r2, r3, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ - rsbcs r6, ip, r3, ror #2 │ │ │ │ │ - strbvc r6, [ip, #-3955]! @ 0xfffff08d │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r6, r6, r0, lsr #30 │ │ │ │ │ - cmnvs r5, r5, ror #2 │ │ │ │ │ + cmnvs ip, r2, asr r5 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ + svcvs 0x00206c61 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4520 <__bss_end__@@Base+0xdb6e70> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4548 <__bss_end__@@Base+0xdb6e98> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbvc r7, [r1, -r4, ror #4]! │ │ │ │ │ + cmnvs r0, ip, ror #2 │ │ │ │ │ + andeq r6, r0, r3, ror #22 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4570 <__bss_end__@@Base+0xdb6ec0> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + @ instruction: 0x676f7250 │ │ │ │ │ + rsbcs r6, sp, r2, ror r1 │ │ │ │ │ + strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4548 <__bss_end__@@Base+0xdb6e98> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b45a0 <__bss_end__@@Base+0xdb6ef0> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvs r6, r2, #-1073741807 @ 0xc0000011 │ │ │ │ │ - rsbcs r6, r5, r1, ror #14 │ │ │ │ │ - stclvs 15, cr6, [ip], #-268 @ 0xfffffef4 │ │ │ │ │ - ldmdbvs r4!, {r0, r2, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - andeq r6, r0, pc, ror #28 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + stmdbvs r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ │ + ldrbvs r2, [r4, #-3438]! @ 0xfffff292 │ │ │ │ │ + stmdbvs r0!, {r3, r4, r5, r6, sl, ip, sp, lr} │ │ │ │ │ + ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ + strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ + ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ + rsbseq r7, r4, r0, ror r5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4570 <__bss_end__@@Base+0xdb6ec0> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b45e8 <__bss_end__@@Base+0xdb6f38> │ │ │ │ │ + andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - strbtvs r4, [r5], -r0, lsr #8 │ │ │ │ │ - strbtvc r6, [r9], #-3689 @ 0xfffff197 │ │ │ │ │ - rsbeq r6, lr, r9, ror #30 │ │ │ │ │ + cmnvc r9, #80, 30 @ 0x140 │ │ │ │ │ + rsbcs r6, lr, r3, ror pc │ │ │ │ │ + ldmdbvs r2!, {r0, r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ │ + andeq r7, r0, r5, ror #6 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b45b0 <__bss_end__@@Base+0xdb6f00> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4628 <__bss_end__@@Base+0xdb6f78> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbtvc r6, [lr], #-1351 @ 0xfffffab9 │ │ │ │ │ - rsbeq r6, lr, r2, ror r1 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b45d8 <__bss_end__@@Base+0xdb6f28> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - mcrvs 5, 3, r6, cr1, cr0, {2} │ │ │ │ │ - cmnvs sp, pc, rrx │ │ │ │ │ - andeq r7, r0, r0, ror r3 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + rsbvc r6, sp, r8, ror #30 │ │ │ │ │ + rsbeq r6, fp, r1, ror #6 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4608 <__bss_end__@@Base+0xdb6f58> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4650 <__bss_end__@@Base+0xdb6fa0> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - ldrbvs r6, [r4, #-847]! @ 0xfffffcb1 │ │ │ │ │ - @ instruction: 0x61207374 │ │ │ │ │ - strpl r6, [r0, #-1134]! @ 0xfffffb92 │ │ │ │ │ - stmdbvs ip!, {r2, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ - cmnvc r5, #116, 18 @ 0x1d0000 │ │ │ │ │ - rsbvc r6, pc, #32, 12 @ 0x2000000 │ │ │ │ │ - ldmdbvc r2!, {r5, r8, r9, lr}^ │ │ │ │ │ - @ instruction: 0x676f7470 │ │ │ │ │ - ldmdavs r0!, {r1, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - andeq r0, r0, r9, ror r0 │ │ │ │ │ + strbtvc r6, [pc], #-3152 @ 14b4810 <__bss_end__@@Base+0xdb7160> │ │ │ │ │ + @ instruction: 0x676e6974 │ │ │ │ │ + ldrbtvc r4, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ │ + cmnvc lr, #420 @ 0x1a4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4640 <__bss_end__@@Base+0xdb6f90> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - stmdbvc r2!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ - andeq r6, r0, ip, ror #2 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4670 <__bss_end__@@Base+0xdb6fc0> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + rsbvc r6, r1, #5439488 @ 0x530000 │ │ │ │ │ + rsceq r7, r2, r5, ror #4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4668 <__bss_end__@@Base+0xdb6fb8> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4688 <__bss_end__@@Base+0xdb6fd8> │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r7, r1, r7, ror #4 │ │ │ │ │ - andeq r7, r0, r8, ror #6 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4690 <__bss_end__@@Base+0xdb6fe0> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbvs r6, [fp, #-365]! @ 0xfffffe93 │ │ │ │ │ - strbvs r7, [r4, #-591]! @ 0xfffffdb1 │ │ │ │ │ - andeq r7, r0, r2, ror r3 │ │ │ │ │ + rsbvs r7, sp, #327155712 @ 0x13800000 │ │ │ │ │ + strtpl r7, [r0], #-613 @ 0xfffffd9b │ │ │ │ │ + rsbvc r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ │ + andeq r0, r0, r9, ror r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b46c8 <__bss_end__@@Base+0xdb7018> │ │ │ │ │ + andeq r0, r0, r2, lsr r0 │ │ │ │ │ + stmdbvs r6!, {r2, r6, r8, sl, sp, lr}^ │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ + rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + stmdavs r3!, {r0, r1, r3, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ │ + svcvs 0x006e7320 │ │ │ │ │ + smcvs 50791 @ 0xc667 │ │ │ │ │ + rsbseq r6, r3, fp, ror #10 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b46f8 <__bss_end__@@Base+0xdb7048> │ │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - strbtvc r6, [pc], #-3152 @ 14b4898 <__bss_end__@@Base+0xdb71e8> │ │ │ │ │ - @ instruction: 0x676e6974 │ │ │ │ │ + andeq r2, r0, r1, lsr #2 │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4710 <__bss_end__@@Base+0xdb7060> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ + rsbvs r6, sp, #268 @ 0x10c │ │ │ │ │ + strbtvc r6, [r1], #-3689 @ 0xfffff197 │ │ │ │ │ + cmnvs r9, pc, ror #4 │ │ │ │ │ + strbvc r2, [r6, #-108] @ 0xffffff94 │ │ │ │ │ + ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ + rsbseq r6, r3, pc, ror #28 │ │ │ │ │ + andeq r2, r0, r5, lsr #10 │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b46f0 <__bss_end__@@Base+0xdb7040> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4740 <__bss_end__@@Base+0xdb7090> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - stclvs 5, cr6, [r9], #-488 @ 0xfffffe18 │ │ │ │ │ - ldrbvs r6, [r2, -r2, ror #10]! │ │ │ │ │ - andeq r7, r0, r5, ror #4 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + andeq r2, r0, r7, lsr #14 │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4728 <__bss_end__@@Base+0xdb7078> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4780 <__bss_end__@@Base+0xdb70d0> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - strbtvc r6, [r3], #-2416 @ 0xfffff690 │ │ │ │ │ - cmnvc r5, #1342177287 @ 0x50000007 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4760 <__bss_end__@@Base+0xdb70b0> │ │ │ │ │ - andeq r0, r0, r3, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - rsbvc r7, r5, #111 @ 0x6f │ │ │ │ │ - rsbvc r7, pc, #1627389952 @ 0x61000000 │ │ │ │ │ - andeq r0, r0, r3, ror r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4790 <__bss_end__@@Base+0xdb70e0> │ │ │ │ │ - stmdbvs r3!, {r0, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ - rsbcs r6, r5, r4, asr r8 │ │ │ │ │ - cmnvs lr, r4, ror #18 │ │ │ │ │ - cmnvc r3, #1785856 @ 0x1b4000 │ │ │ │ │ - cmnvs r1, #32 │ │ │ │ │ - strbvs r6, [r7, #-363]! @ 0xfffffe95 │ │ │ │ │ - strtvs r3, [pc], #-46 @ 14b4964 <__bss_end__@@Base+0xdb72b4> │ │ │ │ │ + stclvs 6, cr7, [r1], #-276 @ 0xfffffeec │ │ │ │ │ + ldmdbvs r4!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strtvs r6, [pc], #-3695 @ 14b4964 <__bss_end__@@Base+0xdb72b4> │ │ │ │ │ + andeq r2, r0, sl, lsr #20 │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b47b8 <__bss_end__@@Base+0xdb7108> │ │ │ │ │ - stclvc 8, cr7, [r9, #-204]! @ 0xffffff34 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b47c0 <__bss_end__@@Base+0xdb7110> │ │ │ │ │ + andeq r0, r0, r1, lsr r0 │ │ │ │ │ strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ svcvs 0x00206369 │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ + ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ + andeq r3, r0, sl, lsr sl │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b47e0 <__bss_end__@@Base+0xdb7130> │ │ │ │ │ - stclcs 13, cr6, [r1, #-196]! @ 0xffffff3c │ │ │ │ │ - strbtvc r6, [pc], #-3922 @ 14b49a0 <__bss_end__@@Base+0xdb72f0> │ │ │ │ │ - stmdavc r5, {r2, r3, r5, sp}^ │ │ │ │ │ - strbvs r6, [lr, #-3952]! @ 0xfffff090 │ │ │ │ │ - cmnvs r9, lr, ror #8 │ │ │ │ │ - cdpvs 0, 6, cr2, cr1, cr12, {3} │ │ │ │ │ - svcvs 0x004c2064 │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs sp!, {r2, r4, r5, r6, fp, sp, lr}^ │ │ │ │ │ - strbvc r2, [r6, #-99] @ 0xffffff9d │ │ │ │ │ - ldmdbvs r4!, {r1, r2, r3, r5, r6, r8, r9, sp, lr}^ │ │ │ │ │ - rsbseq r6, r3, pc, ror #28 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b47f0 <__bss_end__@@Base+0xdb7140> │ │ │ │ │ + strtcs r2, [r4], #-1073 @ 0xfffffbcf │ │ │ │ │ + ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ + svcvs 0x0020746e │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + stclvc 8, cr7, [sp, #-476]! @ 0xfffffe24 │ │ │ │ │ + andeq r3, r0, pc, lsr pc │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b4820 <__bss_end__@@Base+0xdb7170> │ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ │ - rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ - cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ - cmnvc r4, #348127232 @ 0x14c00000 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4848 <__bss_end__@@Base+0xdb7198> │ │ │ │ │ - andeq r0, r0, r2, lsr r0 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbvc r6, ip, r8, asr #10 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ + andeq r5, r0, lr, asr lr │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4878 <__bss_end__@@Base+0xdb71c8> │ │ │ │ │ - andeq r3, r0, r1, lsr r0 │ │ │ │ │ - rsbvc r6, r3, #1073741843 @ 0x40000013 │ │ │ │ │ - rsceq r7, r1, pc, ror #6 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4860 <__bss_end__@@Base+0xdb71b0> │ │ │ │ │ + stmdbvs r3!, {r0, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ │ + strbtvc r7, [r9], #-577 @ 0xfffffdbf │ │ │ │ │ + strbtvc r6, [r5], #-3432 @ 0xfffff298 │ │ │ │ │ + svcvs 0x00206369 │ │ │ │ │ + cmnvs r2, r0, ror r5 │ │ │ │ │ + cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ + andeq r3, r0, lr, lsr #32 │ │ │ │ │ + andeq r5, r0, pc, asr pc │ │ │ │ │ + rsceq r7, r2, r0, asr #5 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b4890 <__bss_end__@@Base+0xdb71e0> │ │ │ │ │ - ldmdavs r4!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b48a0 <__bss_end__@@Base+0xdb71f0> │ │ │ │ │ - strtvs r3, [pc], #-51 @ 14b4a5c <__bss_end__@@Base+0xdb73ac> │ │ │ │ │ - ldmdbvs r2!, {r0, r1, r4, r6, sl, ip, sp, lr}^ │ │ │ │ │ - stmdbmi r0!, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr} │ │ │ │ │ - ldrbtvc r7, [r5], #-110 @ 0xffffff92 │ │ │ │ │ - strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ - ldrbtvc r4, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ - rsbseq r7, r4, r0, ror r5 │ │ │ │ │ + ldmdavs r4!, {r0, r4, r5, r8, sp, lr}^ │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + stclvs 15, cr6, [sp, #-268]! @ 0xfffffef4 │ │ │ │ │ + rsbcs r6, r4, r1, ror #28 │ │ │ │ │ + strbvs r6, [lr, #-2380]! @ 0xfffff6b4 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ strcc r6, [sp, #-365]! @ 0xfffffe93 │ │ │ │ │ cdpcs 4, 3, cr3, cr7, cr14, {1} │ │ │ │ │ @ instruction: 0x06080e30 │ │ │ │ │ rsbeq r6, r3, r4, ror #30 │ │ │ │ │ smlaltteq r4, fp, r0, pc @ │ │ │ │ │ svcvs 0x00666e69 │ │ │ │ │ @@ -3342278,282 +3342278,282 @@ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ cdpcs 0, 2, cr3, cr15, cr14, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ strtcs r6, [pc], #-365 @ 14b4ecc <__bss_end__@@Base+0xdb781c> │ │ │ │ │ blvc 203df60 <__bss_end__@@Base+0x19408b0> │ │ │ │ │ - stmdbvs ip!, {r0, r1, r2, r3, r5, r6, sl, fp, sp}^ │ │ │ │ │ - stcvs 0, cr7, [ip], #-460 @ 0xfffffe34 │ │ │ │ │ - rsbseq r7, sp, r3, ror r0 │ │ │ │ │ + stclcs 1, cr6, [r3], #-436 @ 0xfffffe4c │ │ │ │ │ + strvc r6, [ip, -sp, ror #6]! │ │ │ │ │ + rsbseq r6, sp, r8, ror sp │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ strtcs r2, [r4], #-1071 @ 0xfffffbd1 │ │ │ │ │ - @ instruction: 0x2c6f7b2e │ │ │ │ │ - rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ - rsbsvc r6, r3, ip, lsr #24 │ │ │ │ │ + cmnvs sp, lr, lsr #22 │ │ │ │ │ + cmnvs sp, #25344 @ 0x6300 │ │ │ │ │ + ldclvs 7, cr7, [r8, #-176]! @ 0xffffff50 │ │ │ │ │ andeq r0, r0, sp, ror r0 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - @ instruction: 0x732f302e │ │ │ │ │ - strtcs r6, [pc], #-882 @ 14b4f48 <__bss_end__@@Base+0xdb7898> │ │ │ │ │ - blvc 203dfdc <__bss_end__@@Base+0x194092c> │ │ │ │ │ - stmdbvs ip!, {r0, r1, r2, r3, r5, r6, sl, fp, sp}^ │ │ │ │ │ - stcvs 0, cr7, [ip], #-460 @ 0xfffffe34 │ │ │ │ │ - rsbseq r7, sp, r3, ror r0 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + strtcs r3, [pc], #-46 @ 14b4f44 <__bss_end__@@Base+0xdb7894> │ │ │ │ │ + blvc 203dfd8 <__bss_end__@@Base+0x1940928> │ │ │ │ │ + stclcs 1, cr6, [r3], #-436 @ 0xfffffe4c │ │ │ │ │ + strvc r6, [ip, -sp, ror #6]! │ │ │ │ │ + rsbseq r6, sp, r8, ror sp │ │ │ │ │ + ... │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ - strtcs r3, [pc], #-46 @ 14b4f84 <__bss_end__@@Base+0xdb78d4> │ │ │ │ │ - blvc 203e018 <__bss_end__@@Base+0x1940968> │ │ │ │ │ + cdpcs 0, 2, cr3, cr15, cr14, {1} │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + strtcs r6, [pc], #-365 @ 14b4f8c <__bss_end__@@Base+0xdb78dc> │ │ │ │ │ + blvc 203e020 <__bss_end__@@Base+0x1940970> │ │ │ │ │ stmdbvs ip!, {r0, r1, r2, r3, r5, r6, sl, fp, sp}^ │ │ │ │ │ stcvs 0, cr7, [ip], #-460 @ 0xfffffe34 │ │ │ │ │ rsbseq r7, sp, r3, ror r0 │ │ │ │ │ - ... │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ @ instruction: 0x732f302e │ │ │ │ │ ldrbvs r6, [r2, #-360]! @ 0xfffffe98 │ │ │ │ │ - cdpcs 4, 2, cr2, cr4, cr15, {1} │ │ │ │ │ - @ instruction: 0x6773757b │ │ │ │ │ - stmdavc r5!, {r2, r3, r5, sl, ip, sp, lr}^ │ │ │ │ │ - andeq r7, r0, r9, ror #26 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldrbpl r6, [pc, #-3685] @ 14b417b <__bss_end__@@Base+0xdb6acb> │ │ │ │ │ - @ instruction: 0x6e653a53 │ │ │ │ │ + strtcs r2, [r4], #-1071 @ 0xfffffbd1 │ │ │ │ │ + @ instruction: 0x2c6f7b2e │ │ │ │ │ + rsbsvc r6, r3, ip, ror #18 │ │ │ │ │ + rsbsvc r6, r3, ip, lsr #24 │ │ │ │ │ + andeq r0, r0, sp, ror r0 │ │ │ │ │ + cmpmi pc, #1761607680 @ 0x69000000 │ │ │ │ │ + strbtvc r3, [r9], #-2632 @ 0xfffff5b8 │ │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ │ svcvs 0x00727065 │ │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ │ strtvs r3, [pc], #-46 @ 14b500c <__bss_end__@@Base+0xdb795c> │ │ │ │ │ stmdbvs pc!, {r0, r1, r2, r3, r5, r6, r8, r9, sp, lr} @ │ │ │ │ │ svccs 0x006f666e │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4e68 <__bss_end__@@Base+0xdb77b8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ + cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ + cmpvs r6, r4, rrx │ │ │ │ │ + rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ + rsbscs r6, r3, ip, ror #10 │ │ │ │ │ + rsbscs r6, r2, r6, ror #30 │ │ │ │ │ + ldrbtvc r7, [r3], #-631 @ 0xfffffd89 │ │ │ │ │ + stmdbvs r5!, {r0, r1, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4ea0 <__bss_end__@@Base+0xdb77f0> │ │ │ │ │ + @ instruction: 0x6e6f6933 │ │ │ │ │ + rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ + cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + ldrbvs r6, [r4, #-3689]! @ 0xfffff197 │ │ │ │ │ + stclvs 0, cr7, [pc], #-456 @ 14b4eac <__bss_end__@@Base+0xdb77fc> │ │ │ │ │ + ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4ec8 <__bss_end__@@Base+0xdb7818> │ │ │ │ │ + stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cdpvs 4, 6, cr7, cr5, cr1, {3} │ │ │ │ │ - ldrbvs r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ - cmnvs ip, r4, ror #30 │ │ │ │ │ + ldrbvc r6, [r2, #-3955]! @ 0xfffff08d │ │ │ │ │ + @ instruction: 0x6e6f6974 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4e90 <__bss_end__@@Base+0xdb77e0> │ │ │ │ │ - stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4f00 <__bss_end__@@Base+0xdb7850> │ │ │ │ │ + @ instruction: 0x6c616932 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - rsbscs r6, r4, r6, ror #12 │ │ │ │ │ + ldrbtpl r6, [r4], #-1638 @ 0xfffff99a │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4ec0 <__bss_end__@@Base+0xdb7810> │ │ │ │ │ - strbmi r4, [ip, #-2353] @ 0xfffff6cf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4f30 <__bss_end__@@Base+0xdb7880> │ │ │ │ │ + rsbcs r7, pc, r1, lsr r4 @ │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbsvc r7, r0, #4521984 @ 0x450000 │ │ │ │ │ ldmdbvs r3!, {r0, r2, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ - rsbscs r6, r3, pc, ror #28 │ │ │ │ │ + ldrbtvc r6, [r3], #-3695 @ 0xfffff191 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4ef8 <__bss_end__@@Base+0xdb7848> │ │ │ │ │ - @ instruction: 0x66666931 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4f68 <__bss_end__@@Base+0xdb78b8> │ │ │ │ │ + stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ svcvs 0x00662073 │ │ │ │ │ strbvc r2, [lr, #-114] @ 0xffffff8e │ │ │ │ │ rsbvc r6, r5, #-805306362 @ 0xd0000006 │ │ │ │ │ - andeq r0, r0, #1840 @ 0x730 │ │ │ │ │ + cmpvs r6, r3, ror r0 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4f20 <__bss_end__@@Base+0xdb7870> │ │ │ │ │ - strbpl r5, [r5], #-817 @ 0xfffffccf │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4f90 <__bss_end__@@Base+0xdb78e0> │ │ │ │ │ + rsbvs r6, sp, #49, 30 @ 0xc4 │ │ │ │ │ rsbvc r6, r1, #4390912 @ 0x430000 │ │ │ │ │ ldrbvs r6, [r4, #-865]! @ 0xfffffc9f │ │ │ │ │ - mcrvs 3, 3, r7, cr15, cr2, {3} │ │ │ │ │ - rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ + svcmi 0x00437372 │ │ │ │ │ + ldrbmi r4, [r4, #-1368] @ 0xfffffaa8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4f40 <__bss_end__@@Base+0xdb7890> │ │ │ │ │ - stmdbvs lr!, {r0, r1, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4fb0 <__bss_end__@@Base+0xdb7900> │ │ │ │ │ + stccs 15, cr0, [r5, #-204] @ 0xffffff34 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ strbtvc r6, [lr], #-3939 @ 0xfffff09d │ │ │ │ │ svcpl 0x00626972 │ │ │ │ │ - cmnvc r5, #1862270976 @ 0x6f000000 │ │ │ │ │ - @ instruction: 0x56544553 │ │ │ │ │ + rsbcs r6, r5, pc, ror #8 │ │ │ │ │ + cmnvs lr, r2, ror #18 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4f70 <__bss_end__@@Base+0xdb78c0> │ │ │ │ │ - stcmi 15, cr0, [pc], #-200 @ 14b5064 <__bss_end__@@Base+0xdb79b4> │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b4fe0 <__bss_end__@@Base+0xdb7930> │ │ │ │ │ + ldrbtvc r6, [r5], #-3890 @ 0xfffff0ce │ │ │ │ │ strbvc r6, [r3, #-3908]! @ 0xfffff0bc │ │ │ │ │ strbtvc r6, [lr], #-1389 @ 0xfffffa93 │ │ │ │ │ svcvs 0x00697461 │ │ │ │ │ - cmpvs r6, lr, rrx │ │ │ │ │ + stmdbvs lr!, {r1, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4f90 <__bss_end__@@Base+0xdb78e0> │ │ │ │ │ - rsbvs r6, sp, #49, 30 @ 0xc4 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b5000 <__bss_end__@@Base+0xdb7950> │ │ │ │ │ + rsbcs r6, r5, r1, lsr r7 │ │ │ │ │ cmnvc r5, r9, asr #28 │ │ │ │ │ stmdbvs ip!, {r0, r2, r4, r5, r6, r8, sp, lr}^ │ │ │ │ │ - svcmi 0x00437974 │ │ │ │ │ - ldrbmi r4, [r4, #-1368] @ 0xfffffaa8 │ │ │ │ │ + ldmdbvs r8!, {r2, r4, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ │ + stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4fb0 <__bss_end__@@Base+0xdb7900> │ │ │ │ │ - stccs 15, cr0, [r5, #-196] @ 0xffffff3c │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b5020 <__bss_end__@@Base+0xdb7970> │ │ │ │ │ + @ instruction: 0x6e6f6931 │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ rsbvc r6, sp, r3, asr r9 │ │ │ │ │ stmdbvs r6!, {r2, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldmdbvs r4!, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ │ - strbtvs r6, [lr], #-3695 @ 0xfffff191 │ │ │ │ │ - ldrbtvc r6, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ │ + stclcs 14, cr6, [pc, #-444]! @ 14b504c <__bss_end__@@Base+0xdb799c> │ │ │ │ │ + @ instruction: 0x4e4f4932 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b4ff0 <__bss_end__@@Base+0xdb7940> │ │ │ │ │ - stmdbvs lr!, {r0, r4, r5, r8, sp, lr} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b5060 <__bss_end__@@Base+0xdb79b0> │ │ │ │ │ + rsbcs r7, pc, r1, lsr r4 @ │ │ │ │ │ ldmdbvs r3!, {r0, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ strbvs r6, [sp, #-3687]! @ 0xfffff199 │ │ │ │ │ svcvs 0x0020746e │ │ │ │ │ cmnvs r2, r0, ror r5 │ │ │ │ │ cmnvc r2, #116, 30 @ 0x1d0 │ │ │ │ │ - ldclcs 0, cr7, [r2, #-480] @ 0xfffffe20 │ │ │ │ │ + mcreq 0, 2, r5, cr12, cr3, {1} │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b5018 <__bss_end__@@Base+0xdb7968> │ │ │ │ │ - cmnvs r4, r1, lsr lr │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b5088 <__bss_end__@@Base+0xdb79d8> │ │ │ │ │ + cmpvs r6, r1, lsr r0 │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ stmdbvs ip!, {r0, r2, r6, sl, fp, sp, lr}^ │ │ │ │ │ cmnvs r9, #112, 8 @ 0x70000000 │ │ │ │ │ cdpvs 6, 7, cr4, cr5, cr0, {1} │ │ │ │ │ svcvs 0x00697463 │ │ │ │ │ @ instruction: 0x6120736e │ │ │ │ │ stmdbmi r0!, {r1, r2, r3, r5, r6, sl, sp, lr} │ │ │ │ │ strbvs r7, [r5, -lr, ror #8]! │ │ │ │ │ cmnvc ip, #-2147483620 @ 0x8000001c │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b5058 <__bss_end__@@Base+0xdb79a8> │ │ │ │ │ - cmnvs r5, #822083584 @ 0x31000000 │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b50c8 <__bss_end__@@Base+0xdb7a18> │ │ │ │ │ + rsbcs r7, pc, r1, lsr r4 @ │ │ │ │ │ rsbsvc r6, r4, #1168 @ 0x490 │ │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ rsbsvc r6, r4, #1073741843 @ 0x40000013 │ │ │ │ │ cmnvc r5, #-1543503871 @ 0xa4000001 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ cdpvs 12, 6, cr4, cr9, cr0, {1} │ │ │ │ │ rsbscs r6, r2, r5, ror #2 │ │ │ │ │ strbvs r6, [r7, #-3137]! @ 0xfffff3bf │ │ │ │ │ cdpvs 2, 6, cr7, cr1, cr2, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ + rsbcs r7, pc, r0, lsr #8 │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b5098 <__bss_end__@@Base+0xdb79e8> │ │ │ │ │ - mcrvs 5, 3, r7, cr1, cr2, {1} │ │ │ │ │ + stclcs 6, cr6, [pc, #-440]! @ 14b5108 <__bss_end__@@Base+0xdb7a58> │ │ │ │ │ + stmdbvs lr!, {r1, r4, r5, r8, sp, lr} │ │ │ │ │ cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ @ instruction: 0x6e6f6974 │ │ │ │ │ mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ cmpvs r6, r4, rrx │ │ │ │ │ rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ rsbscs r6, r3, ip, ror #10 │ │ │ │ │ rsbscs r6, r2, r6, ror #30 │ │ │ │ │ cmnvc sp, #348127232 @ 0x14c00000 │ │ │ │ │ strbtvs r6, [lr], #-288 @ 0xfffffee0 │ │ │ │ │ svcvs 0x00725020 │ │ │ │ │ strbtvc r7, [r3], #-1380 @ 0xfffffa9c │ │ │ │ │ - rsbcs r7, pc, r3, ror r4 @ │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b50d8 <__bss_end__@@Base+0xdb7a28> │ │ │ │ │ - movtpl r4, #27954 @ 0x6d32 │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - @ instruction: 0x676f7250 │ │ │ │ │ - rsbcs r6, sp, r2, ror r1 │ │ │ │ │ - strbvc r6, [pc, -r6, asr #24]! │ │ │ │ │ - ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ - stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ - stclcs 6, cr6, [pc, #-440]! @ 14b5110 <__bss_end__@@Base+0xdb7a60> │ │ │ │ │ - ldmdbeq r2, {r1, r4, r5, r8, r9, sl, fp, lr}^ │ │ │ │ │ - cmnvs lr, #293601280 @ 0x11800000 │ │ │ │ │ - @ instruction: 0x6e6f6974 │ │ │ │ │ - mcrvs 0, 3, r2, cr1, cr3, {3} │ │ │ │ │ - cmpvs r6, r4, rrx │ │ │ │ │ - rsbvs r6, r1, #1867776 @ 0x1c8000 │ │ │ │ │ - rsbscs r6, r3, ip, ror #10 │ │ │ │ │ - rsbscs r6, r2, r6, ror #30 │ │ │ │ │ - cmnvs r0, ip, ror #2 │ │ │ │ │ - fstmdbxcs pc!, {d22-d70} @ Deprecated │ │ │ │ │ - streq r0, [pc, #-2353] @ 14b49c3 <__bss_end__@@Base+0xdb7313> │ │ │ │ │ + streq r0, [pc, #-2419] @ 14b4981 <__bss_end__@@Base+0xdb72d1> │ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ │ stmdbvs lr!, {r0, r2, r3, r5, r6, r8, sp, lr} │ │ │ │ │ stclcs 6, cr6, [pc, #-440]! @ 14b5148 <__bss_end__@@Base+0xdb7a98> │ │ │ │ │ - strbpl r5, [pc], #-1331 @ 14b5304 <__bss_end__@@Base+0xdb7c54> │ │ │ │ │ + strbpl r5, [pc], #-1330 @ 14b5304 <__bss_end__@@Base+0xdb7c54> │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ bl c50c <_mcleanup@plt-0xb548> │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ vrecps.f32 q8, , q12 │ │ │ │ │ vqdmlal.s q8, d0, d0[5] │ │ │ │ │ @ instruction: 0xf8d3134b │ │ │ │ │ ldmib r3, {r2, r3, r4, r7, r8, sp}^ │ │ │ │ │ @@ -3346495,29 +3346495,29 @@ │ │ │ │ │ cmpeq r4, r8, lsr r6 │ │ │ │ │ @ instruction: 0x01541698 │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ addeq r7, r1, r0, lsl r7 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #31 │ │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ │ - adcseq r9, fp, r8, asr pc │ │ │ │ │ + adcseq r9, fp, r0, lsr pc │ │ │ │ │ ldrdeq r5, [r0], r0 │ │ │ │ │ addeq ip, r0, r0, asr #28 │ │ │ │ │ addeq sp, r1, r8, ror #3 │ │ │ │ │ cmpeq r4, r0, lsr r0 │ │ │ │ │ cmpeq r4, r8, asr sl │ │ │ │ │ cmpeq r2, r0, lsr #27 │ │ │ │ │ addeq ip, r0, r8, lsl lr │ │ │ │ │ cmpeq r2, r0, asr sp │ │ │ │ │ strheq r1, [r1], #192 @ 0xc0 │ │ │ │ │ addeq r5, r0, r0, lsr #27 │ │ │ │ │ cmpeq r2, r8, asr pc │ │ │ │ │ - sbceq lr, r1, r8, lsl #15 │ │ │ │ │ + sbceq lr, r1, r0, lsl r7 │ │ │ │ │ smulleq ip, r0, r0, r4 │ │ │ │ │ @ instruction: 0x00803cb0 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ cmpeq r4, r8, asr #7 │ │ │ │ │ addeq r5, r0, r8, lsr #21 │ │ │ │ │ strdeq pc, [r2], #48 @ 0x30 │ │ │ │ │ umulleq sl, r1, r8, fp │ │ │ │ │ @@ -3346540,29 +3346540,29 @@ │ │ │ │ │ addeq r5, r0, r8, asr #27 │ │ │ │ │ strheq fp, [r0], #112 @ 0x70 │ │ │ │ │ addeq r5, r0, r8, ror #23 │ │ │ │ │ @ instruction: 0x00844cb0 │ │ │ │ │ addeq r9, r1, r0, ror #4 │ │ │ │ │ cmpeq r4, r8, ror #5 │ │ │ │ │ adcseq r9, r9, r8, lsl #5 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ sbceq sp, r0, r8, asr r5 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ sbceq r2, r1, r0, ror #9 │ │ │ │ │ addeq r3, r0, r0, lsr #22 │ │ │ │ │ tsteq sp, r8, asr #3 │ │ │ │ │ sbceq r4, r0, r8, lsr #16 │ │ │ │ │ umlalseq r9, r9, r8, r6 @ │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ cmpeq r4, r8, ror #9 │ │ │ │ │ cmpeq r4, r0, lsl #10 │ │ │ │ │ cmpeq r4, r0, lsr #12 │ │ │ │ │ cmpeq r4, r8, lsl r5 │ │ │ │ │ cmpeq r4, r8, lsl #13 │ │ │ │ │ - adcseq r9, r9, r8, lsr #1 │ │ │ │ │ + adcseq r9, r9, r0, lsl #1 │ │ │ │ │ addeq ip, r1, r8, lsr r2 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ sbcseq r2, r4, r0, lsl #26 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ sbceq r0, r3, r8, asr pc │ │ │ │ │ adcseq r9, r3, r8, lsl r4 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ @@ -3395728,15 +3395728,15 @@ │ │ │ │ │ cmpeq r4, r8, asr #31 │ │ │ │ │ cmpeq r6, r0, lsl #1 │ │ │ │ │ addeq r7, r0, r0, lsl r7 │ │ │ │ │ addeq r7, r0, r0, asr r8 │ │ │ │ │ cmpeq r4, r0, ror #31 │ │ │ │ │ ldrhteq r9, [r9], r0 │ │ │ │ │ cmpeq r6, r8 │ │ │ │ │ - sbceq r3, r2, r8, lsr #16 │ │ │ │ │ + sbceq r3, r2, r8, ror r8 │ │ │ │ │ ldrsbeq r1, [r6, #-0] │ │ │ │ │ strheq fp, [r0], #192 @ 0xc0 │ │ │ │ │ cmpeq r6, r0, asr r0 │ │ │ │ │ cmpeq r5, r8, ror #16 │ │ │ │ │ sbceq sl, r0, r0, asr #18 │ │ │ │ │ ldrsbeq r0, [r6, #-192] @ 0xffffff40 │ │ │ │ │ sbceq ip, r0, r8, lsl #15 │ │ │ │ │ @@ -3395749,15 +3395749,15 @@ │ │ │ │ │ cmpeq r5, r8, lsr #17 │ │ │ │ │ sbceq r4, r0, r0, lsr #12 │ │ │ │ │ cmpeq r6, r8, asr r6 │ │ │ │ │ sbceq ip, r0, r8, asr sl │ │ │ │ │ cmpeq r5, r8, asr #17 │ │ │ │ │ sbceq r4, r0, r8, lsl #5 │ │ │ │ │ cmpeq r6, r8, ror #21 │ │ │ │ │ - smulleq r3, r2, r8, fp │ │ │ │ │ + sbceq r3, r2, r0, asr #23 │ │ │ │ │ cmpeq r6, r0, lsr #7 │ │ │ │ │ addeq sl, r0, r0, ror fp │ │ │ │ │ addeq sl, r3, r0, ror #14 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ cmpeq r6, r8, lsl r2 │ │ │ │ │ umlalseq sl, sp, r8, fp │ │ │ │ │ addeq r7, r0, r8, asr r0 │ │ │ │ │ @@ -3395770,15 +3395770,15 @@ │ │ │ │ │ sbceq fp, r0, r8, asr r5 │ │ │ │ │ ldrsheq r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ │ cmpeq r6, r8, lsl #6 │ │ │ │ │ cmpeq r6, r0, lsr #6 │ │ │ │ │ cmpeq r6, r8, lsr r3 │ │ │ │ │ cmpeq r6, r0, asr r3 │ │ │ │ │ cmpeq r5, r8, lsl #18 │ │ │ │ │ - strheq r4, [r0], #232 @ 0xe8 │ │ │ │ │ + sbceq r4, r0, r0, ror #29 │ │ │ │ │ cmpeq r6, r0, lsl #7 │ │ │ │ │ @ instruction: 0x01564790 │ │ │ │ │ @ instruction: 0x01562398 │ │ │ │ │ ldrsheq r4, [r6, #-120] @ 0xffffff88 │ │ │ │ │ sbceq pc, r2, r8, lsr r7 @ │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ cmpeq r4, r0, ror fp │ │ │ │ │ @@ -3395790,22 +3395790,22 @@ │ │ │ │ │ cmpeq r6, r8, asr #25 │ │ │ │ │ cmpeq r6, r0, lsl #26 │ │ │ │ │ addeq sl, r1, r0, lsr #7 │ │ │ │ │ addeq r1, r1, r0, asr #23 │ │ │ │ │ addeq r5, r0, r8, lsl #10 │ │ │ │ │ cmpeq r5, r8, lsr #18 │ │ │ │ │ sbceq r6, r0, r8, lsl r9 │ │ │ │ │ - strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq pc, r2, r8, asr #27 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ cmpeq r6, r0, ror r4 │ │ │ │ │ - strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ + ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ sbceq r0, r2, r8, lsr #1 │ │ │ │ │ smulleq r2, r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #18 │ │ │ │ │ - sbceq r8, r0, r0, lsr r5 │ │ │ │ │ + sbceq r8, r0, r8, lsl #10 │ │ │ │ │ sbceq pc, r2, r0, lsr sl @ │ │ │ │ │ cmpeq r6, r8, asr #12 │ │ │ │ │ cmpeq r4, r8, lsl #25 │ │ │ │ │ cmpeq r6, r0, ror r6 │ │ │ │ │ cmpeq r4, r8, lsr ip │ │ │ │ │ @ instruction: 0x01561698 │ │ │ │ │ cmpeq r6, r0, asr #13 │ │ │ │ │ @@ -3395934,15 +3395934,15 @@ │ │ │ │ │ cmpeq r6, r8, lsl #15 │ │ │ │ │ ldrheq r7, [r6, #-112] @ 0xffffff90 │ │ │ │ │ ldrsbeq r7, [r6, #-120] @ 0xffffff88 │ │ │ │ │ cmpeq r4, r0, lsl #31 │ │ │ │ │ cmpeq r5, r8, ror #18 │ │ │ │ │ sbceq r8, r0, r0, ror #29 │ │ │ │ │ cmpeq r6, r8, lsl #11 │ │ │ │ │ - smulleq r5, r2, r0, r9 │ │ │ │ │ + sbceq r5, r2, r8, ror #18 │ │ │ │ │ addeq ip, r1, r8, lsl #20 │ │ │ │ │ cmpeq r6, r8, ror r5 │ │ │ │ │ @ instruction: 0x008037b0 │ │ │ │ │ cmpeq r6, r8, lsr #11 │ │ │ │ │ cmpeq r6, r0, asr #11 │ │ │ │ │ cmpeq r6, r8, asr r0 │ │ │ │ │ ldrsbeq r8, [r6, #-184] @ 0xffffff48 │ │ │ │ │ @@ -3395979,17 +3395979,17 @@ │ │ │ │ │ strheq r9, [r0], #232 @ 0xe8 │ │ │ │ │ addeq r3, r0, r0, asr #23 │ │ │ │ │ adcseq sl, ip, r0, lsr #17 │ │ │ │ │ cmpeq r6, r8, ror r8 │ │ │ │ │ cmpeq r5, r8, lsr #19 │ │ │ │ │ sbceq r8, r0, r8, lsr #11 │ │ │ │ │ cmpeq r6, r8, ror #23 │ │ │ │ │ - adcseq r9, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq r9, [pc], r8 │ │ │ │ │ strdeq pc, [r1], #88 @ 0x58 │ │ │ │ │ - sbceq r9, r2, r0, ror #24 │ │ │ │ │ + sbceq r9, r2, r8, lsr ip │ │ │ │ │ cmpeq r4, r8, asr #22 │ │ │ │ │ adcseq r2, r4, r0, lsl r7 │ │ │ │ │ strdeq sl, [r0], #208 @ 0xd0 │ │ │ │ │ cmpeq r5, r8, asr #19 │ │ │ │ │ cmpeq r6, r8, ror #2 │ │ │ │ │ sbceq ip, r2, r8, lsr ip │ │ │ │ │ cmpeq r6, r0, lsl #19 │ │ │ │ │ @@ -3396035,30 +3396035,30 @@ │ │ │ │ │ adcseq r9, r3, r0, lsr #7 │ │ │ │ │ ldrdeq r5, [r1], #80 @ 0x50 │ │ │ │ │ cmpeq r6, r8, lsr #31 │ │ │ │ │ sbceq r4, r3, r8, lsl r9 │ │ │ │ │ ldrheq fp, [r6, #-224] @ 0xffffff20 │ │ │ │ │ sbceq r5, r1, r0, lsl r7 │ │ │ │ │ cmpeq r6, r8, lsl pc │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ ldrdeq r2, [r0], #160 @ 0xa0 │ │ │ │ │ sbcseq r8, r4, r0, asr r8 │ │ │ │ │ strdeq r5, [r1], #88 @ 0x58 │ │ │ │ │ sbcseq pc, r3, r0, lsl #16 │ │ │ │ │ sbcseq r8, r4, r0, lsr #17 │ │ │ │ │ sbceq r5, r2, r8, lsl lr │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrdeq fp, [r2], #40 @ 0x28 │ │ │ │ │ cmpeq r6, r8, lsl #2 │ │ │ │ │ cmpeq r6, r0, asr #2 │ │ │ │ │ @ instruction: 0x01562c98 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ addeq r2, r0, r8 │ │ │ │ │ adcseq r9, r9, r8, lsl #5 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ adcseq sl, ip, r0, asr #8 │ │ │ │ │ cmpeq r6, r0, lsr #5 │ │ │ │ │ smullseq lr, r4, r0, lr │ │ │ │ │ addeq r1, r1, r0, ror fp │ │ │ │ │ addeq r3, r0, r0, lsr sl │ │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ │ addeq r3, r0, r0, lsr #27 │ │ │ │ │ @@ -3396109,15 +3396109,15 @@ │ │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ │ addeq sp, r1, r8, lsr #16 │ │ │ │ │ addeq ip, r0, r8, lsl lr │ │ │ │ │ umulleq r2, r0, r0, r9 │ │ │ │ │ strdeq r5, [r0], r8 │ │ │ │ │ ldrshteq r4, [fp], #200 @ 0xc8 │ │ │ │ │ rscseq r6, fp, r8, asr sl │ │ │ │ │ - adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ + adcseq sp, pc, r0, asr r3 @ │ │ │ │ │ addeq r3, r0, r8, ror #23 │ │ │ │ │ addeq ip, r1, r8, lsl #25 │ │ │ │ │ sbceq sp, r1, r0, ror #4 │ │ │ │ │ rscseq r7, sl, r8, lsl #6 │ │ │ │ │ sbceq r9, r0, r8, lsl #15 │ │ │ │ │ adcseq r1, ip, r8, asr #10 │ │ │ │ │ sbceq r1, r0, r0, lsl #6 │ │ │ │ │ @@ -3396156,15 +3396156,15 @@ │ │ │ │ │ rscseq r6, fp, r8, asr sp │ │ │ │ │ rscseq r6, fp, r0, ror sp │ │ │ │ │ ldrhteq r6, [fp], #216 @ 0xd8 │ │ │ │ │ ldrhteq r6, [fp], #240 @ 0xf0 │ │ │ │ │ rscseq r7, fp, r0, asr r0 │ │ │ │ │ rscseq r7, fp, r0, lsl #1 │ │ │ │ │ ldrshteq r7, [fp], #8 │ │ │ │ │ - sbceq r9, r2, r0, asr #8 │ │ │ │ │ + smulleq r9, r2, r0, r4 │ │ │ │ │ rscseq r7, fp, r8, asr r1 │ │ │ │ │ rscseq r7, fp, r0, lsr r2 │ │ │ │ │ sbceq r9, r2, r8, lsr #11 │ │ │ │ │ sbceq r1, r3, r8, ror #8 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ umlalseq pc, sp, r0, r7 @ │ │ │ │ │ rscseq r9, fp, r8 │ │ │ │ │ @@ -3396233,15 +3396233,15 @@ │ │ │ │ │ smlabbeq fp, r8, r1, fp │ │ │ │ │ addeq pc, r0, r8, lsl #25 │ │ │ │ │ @ instruction: 0x010bb1b8 │ │ │ │ │ ldrdeq fp, [fp, -r0] │ │ │ │ │ adcseq r8, lr, r8, lsr #11 │ │ │ │ │ cmpeq r4, r8, lsr #31 │ │ │ │ │ adcseq r9, r9, r0, ror #24 │ │ │ │ │ - sbceq r3, r2, r0, asr #23 │ │ │ │ │ + sbceq r3, r2, r0, lsl ip │ │ │ │ │ mrseq fp, R11_fiq │ │ │ │ │ sbceq sl, r3, r0, lsl r2 │ │ │ │ │ ldrdeq fp, [fp, -r8] │ │ │ │ │ ldrdeq sl, [r3], #40 @ 0x28 │ │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ │ @ instruction: 0x01408198 │ │ │ │ │ ldrsbteq r2, [r4], r8 │ │ │ │ │ @@ -3396264,39 +3396264,39 @@ │ │ │ │ │ rscseq r7, sl, r8, ror #6 │ │ │ │ │ @ instruction: 0x010bb590 │ │ │ │ │ sbceq r4, r1, r8, lsl r9 │ │ │ │ │ sbceq r8, r2, r8, ror r3 │ │ │ │ │ smlabteq fp, r0, r5, fp │ │ │ │ │ ldrdeq r1, [r2], #200 @ 0xc8 │ │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ │ - smulleq r9, r2, r0, r4 │ │ │ │ │ + sbceq r9, r2, r8, ror #8 │ │ │ │ │ sbceq ip, r2, r0, lsr sl │ │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ │ @ instruction: 0x010bb698 │ │ │ │ │ sbceq r5, r2, r8, lsr r7 │ │ │ │ │ strdeq fp, [fp, -r8] │ │ │ │ │ smulleq r2, r2, r0, r4 @ │ │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ │ sbceq ip, r2, r0, asr #8 │ │ │ │ │ smlatbeq fp, r0, r7, fp │ │ │ │ │ - ldrdeq r9, [r2], #80 @ 0x50 │ │ │ │ │ + strdeq r9, [r2], #88 @ 0x58 │ │ │ │ │ ldrdeq fp, [fp, -r0] │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ strdeq r4, [r2], #88 @ 0x58 │ │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ │ ldrdeq r4, [r2], #160 @ 0xa0 │ │ │ │ │ sbceq r5, r2, r8, ror #28 │ │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ │ smlatbeq fp, r8, r8, fp │ │ │ │ │ smlabbeq fp, r0, r9, fp │ │ │ │ │ @ instruction: 0x010bb998 │ │ │ │ │ cmpeq r0, r8, lsr r7 │ │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ │ - sbceq r2, r2, r8, lsr #16 │ │ │ │ │ + sbceq r2, r2, r0, asr r8 │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ │ smlabbeq fp, r8, sl, fp │ │ │ │ │ rscseq r7, sl, r8, lsl #7 │ │ │ │ │ @ instruction: 0x010bbab8 │ │ │ │ │ ldrdeq fp, [fp, -r0] │ │ │ │ │ @ instruction: 0x010bbb90 │ │ │ │ │ @@ -3396384,15 +3396384,15 @@ │ │ │ │ │ ldrdeq r4, [r2], r0 │ │ │ │ │ adcseq r3, pc, r0, ror #31 │ │ │ │ │ adcseq r5, pc, r0, lsr r0 @ │ │ │ │ │ smlatteq ip, r0, r9, r5 │ │ │ │ │ andle r0, r0, r0, lsl #8 │ │ │ │ │ tsteq ip, r0, lsl sl │ │ │ │ │ sbceq pc, r1, r0, lsr #17 │ │ │ │ │ - sbceq r3, r2, r0, lsr #2 │ │ │ │ │ + sbceq r3, r2, r8, asr #2 │ │ │ │ │ smlabbeq ip, r8, r7, r5 │ │ │ │ │ ldrdeq r5, [ip, -r0] │ │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ │ tsteq ip, r8, asr #16 │ │ │ │ │ sbceq pc, r2, r0, ror r6 @ │ │ │ │ │ tsteq ip, r0, ror #16 │ │ │ │ │ tsteq ip, r8, ror r8 │ │ │ │ │ @@ -3396427,15 +3396427,15 @@ │ │ │ │ │ sbceq r6, r0, r8, lsl lr │ │ │ │ │ sbceq r5, r1, r8, lsl r4 │ │ │ │ │ addeq r2, r0, r8, asr #2 │ │ │ │ │ tsteq ip, r0, asr ip │ │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ │ @ instruction: 0x010c5cb0 │ │ │ │ │ adcseq lr, pc, r8, ror #23 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ smlatteq ip, r0, ip, r5 │ │ │ │ │ strdeq r5, [ip, -r8] │ │ │ │ │ tsteq ip, r8, lsl #28 │ │ │ │ │ smlatteq ip, r8, sp, r5 │ │ │ │ │ rscseq r7, sl, r8, ror #19 │ │ │ │ │ sbceq r6, r0, r0, ror fp │ │ │ │ │ tsteq ip, r0, rrx │ │ │ │ │ @@ -3399368,47 +3399368,47 @@ │ │ │ │ │ mcrvs 3, 3, r7, cr9, cr5, {3} │ │ │ │ │ rsbcs r2, r1, r7, rrx │ │ │ │ │ mcrvs 5, 3, r7, cr14, cr2, {3} │ │ │ │ │ rsbcs r6, r7, r9, ror #28 │ │ │ │ │ svcvs 0x00727265 │ │ │ │ │ andeq r2, r0, r2, ror lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ - sbceq r5, r2, r0, ror #14 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ sbceq ip, r2, r8, lsl #20 │ │ │ │ │ ldrsheq sl, [r4], #48 @ 0x30 │ │ │ │ │ sbceq r8, r2, r0, asr #3 │ │ │ │ │ sbceq sl, r0, r0, lsl #6 │ │ │ │ │ strdeq r8, [r2], #128 @ 0x80 │ │ │ │ │ ... │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ - strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r6, r2, r8, lsl #15 │ │ │ │ │ ... │ │ │ │ │ sbcseq pc, r3, r8, lsr #21 │ │ │ │ │ sbceq r2, r2, r0, ror #19 │ │ │ │ │ sbcseq r9, r4, r8, lsr #31 │ │ │ │ │ sbceq fp, r2, r8, asr pc │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ sbceq r6, r2, r8, ror #23 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ - ldrdeq lr, [r1], #120 @ 0x78 │ │ │ │ │ + sbceq lr, r1, r8, lsr #16 │ │ │ │ │ ... │ │ │ │ │ smullseq r9, r4, r0, lr │ │ │ │ │ sbceq r5, r2, r0, ror #14 │ │ │ │ │ ... │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ + sbceq r5, r2, r0, ror #14 │ │ │ │ │ smulleq r6, r0, r8, r1 │ │ │ │ │ sbceq lr, r1, r0, lsl #21 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ sbceq r3, r2, r0, lsl r2 │ │ │ │ │ rscseq r7, r9, r0, lsl #31 │ │ │ │ │ sbceq r0, r2, r0, asr r8 │ │ │ │ │ ... │ │ │ │ │ ldrsbeq r8, [r4], #0 │ │ │ │ │ - sbceq r5, r2, r8, lsl #5 │ │ │ │ │ + sbceq r5, r2, r0, ror #4 │ │ │ │ │ sbcseq r9, r4, r0, asr #28 │ │ │ │ │ strheq r3, [r2], #72 @ 0x48 │ │ │ │ │ ... │ │ │ │ │ cdpmi 2, 5, cr5, cr5, cr10, {1} │ │ │ │ │ strbmi r4, [lr, -lr, asr #18] │ │ │ │ │ subspl r4, r2, #188743680 @ 0xb400000 │ │ │ │ │ svcmi 0x002d524f │ │ │ │ │ @@ -3401915,51 +3401915,51 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ │ eorvc r6, pc, r3, ror #24 │ │ │ │ │ cdpvs 12, 7, cr6, cr9, cr15, {3} │ │ │ │ │ cmnvs r9, pc, ror #26 │ │ │ │ │ svcvs 0x002e706c │ │ │ │ │ - b a740d4 <__bss_end__@@Base+0x376a24> │ │ │ │ │ + b a7aca8 <__bss_end__@@Base+0x37d5f8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a741f0 <__bss_end__@@Base+0x376b40> │ │ │ │ │ + b a7add4 <__bss_end__@@Base+0x37d724> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a741d8 <__bss_end__@@Base+0x376b28> │ │ │ │ │ + b a7adac <__bss_end__@@Base+0x37d6fc> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a742a4 <__bss_end__@@Base+0x376bf4> │ │ │ │ │ + b a7aef8 <__bss_end__@@Base+0x37d848> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a740c4 <__bss_end__@@Base+0x376a14> │ │ │ │ │ + b a7ac98 <__bss_end__@@Base+0x37d5e8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a741f4 <__bss_end__@@Base+0x376b44> │ │ │ │ │ + b a7adc4 <__bss_end__@@Base+0x37d714> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a740c0 <__bss_end__@@Base+0x376a10> │ │ │ │ │ + b a7ac98 <__bss_end__@@Base+0x37d5e8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a742d8 <__bss_end__@@Base+0x376c28> │ │ │ │ │ + b a7af3c <__bss_end__@@Base+0x37d88c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a7422c <__bss_end__@@Base+0x376b7c> │ │ │ │ │ + b a7ae10 <__bss_end__@@Base+0x37d760> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a74238 <__bss_end__@@Base+0x376b88> │ │ │ │ │ + b a7ae20 <__bss_end__@@Base+0x37d770> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a742c0 <__bss_end__@@Base+0x376c10> │ │ │ │ │ + b a7af04 <__bss_end__@@Base+0x37d854> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a742ec <__bss_end__@@Base+0x376c3c> │ │ │ │ │ + b a7af48 <__bss_end__@@Base+0x37d898> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a74220 <__bss_end__@@Base+0x376b70> │ │ │ │ │ + b a7adf0 <__bss_end__@@Base+0x37d740> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a7411c <__bss_end__@@Base+0x376a6c> │ │ │ │ │ + b a7acf0 <__bss_end__@@Base+0x37d640> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a741a4 <__bss_end__@@Base+0x376af4> │ │ │ │ │ + b a7ad6c <__bss_end__@@Base+0x37d6bc> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a74260 <__bss_end__@@Base+0x376bb0> │ │ │ │ │ + b a7ae40 <__bss_end__@@Base+0x37d790> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a74148 <__bss_end__@@Base+0x376a98> │ │ │ │ │ + b a7ad1c <__bss_end__@@Base+0x37d66c> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a7424c <__bss_end__@@Base+0x376b9c> │ │ │ │ │ + b a7ae20 <__bss_end__@@Base+0x37d770> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - b a742c0 <__bss_end__@@Base+0x376c10> │ │ │ │ │ + b a7aed4 <__bss_end__@@Base+0x37d824> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldmdbmi r8, {r0, r2, r3, r6, r8, lr}^ │ │ │ │ │ mrrcmi 1, 4, r4, pc, cr13 @ │ │ │ │ │ strbpl r5, [pc, #-2369] @ 14eeb07 <__bss_end__@@Base+0xdf1457> │ │ │ │ │ strbpl r5, [r1, #-3924] @ 0xfffff0ac │ │ │ │ │ svcmi 0x00544f54 │ │ │ │ │ cmpeq r3, pc, asr #24 │ │ │ │ │ @@ -3407107,30 +3407107,30 @@ │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ ldrcc r3, [r0, -r7, asr #4]! │ │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ │ ldrcc r3, [r0, -r7, asr #4]! │ │ │ │ │ andeq r3, r0, r0, lsr r3 │ │ │ │ │ blx 3d50a │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ hvceq 62544 @ 0xf450 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ hvceq 62556 @ 0xf45c │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ strtpl r5, [sp], #-1616 @ 0xfffff9b0 │ │ │ │ │ strbmi r4, [ip, #-577] @ 0xfffffdbf │ │ │ │ │ ldclmi 3, cr5, [r9, #-180] @ 0xffffff4c │ │ │ │ │ cmpcs ip, r2, asr #30 │ │ │ │ │ andvc r0, r0, pc, lsl #16 │ │ │ │ │ cmnvs r4, r6, ror sp │ │ │ │ │ rsbeq r6, r5, #25088 @ 0x6200 │ │ │ │ │ @@ -3419886,15 +3419886,15 @@ │ │ │ │ │ cmpeq r6, r0, ror #14 │ │ │ │ │ tsteq r1, r8, ror #27 │ │ │ │ │ addeq r3, r0, r0, ror #19 │ │ │ │ │ cmpeq r4, r0, lsl #31 │ │ │ │ │ cmpeq r0, r8, lsr ip │ │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ │ cmpeq r6, r0, lsr r5 │ │ │ │ │ - sbceq r3, r2, r0, asr #23 │ │ │ │ │ + sbceq r3, r2, r0, lsl ip │ │ │ │ │ tsteq r1, r8, lsl lr │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ cmpeq r6, r0, ror #9 │ │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ │ cmpeq r4, r8, lsr #31 │ │ │ │ │ @ instruction: 0x01567490 │ │ │ │ │ @@ -3420086,15 +3420086,15 @@ │ │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ smulleq r9, r0, r8, r1 │ │ │ │ │ sbceq r6, r0, r0, ror fp │ │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ adcseq r9, r9, r0, lsr #2 │ │ │ │ │ tsteq r1, r8 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ │ tsteq r1, r8, rrx │ │ │ │ │ sbceq r5, r1, r0, lsl r2 │ │ │ │ │ cmpeq r4, r8, ror #23 │ │ │ │ │ cmpeq r6, r8, lsl #30 │ │ │ │ │ @@ -3420309,30 +3420309,30 @@ │ │ │ │ │ andle r0, r0, fp │ │ │ │ │ andle r6, r4, ip, ror #16 │ │ │ │ │ andle r0, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ blx 4a44a │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ ldrheq r1, [r0, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrheq r1, [r0, #-76] @ 0xffffffb4 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ ldmdbmi r4, {r1, r2, r8, r9, sl, fp, sp}^ │ │ │ │ │ movtpl r4, #23636 @ 0x5c54 │ │ │ │ │ stccs 15, cr0, [r5, #-40] @ 0xffffffd8 │ │ │ │ │ ldrbpl r4, [r3], #-2380 @ 0xfffff6b4 │ │ │ │ │ cdpcs 15, 0, cr0, cr13, cr10, {1} │ │ │ │ │ ldrbpl r4, [r3], #-326 @ 0xfffffeba │ │ │ │ │ cdpmi 6, 5, cr4, cr5, cr13, {1} │ │ │ │ │ @@ -3429960,15 +3429960,15 @@ │ │ │ │ │ addeq r1, r1, r0, asr #18 │ │ │ │ │ addeq r5, r0, r0, lsr r5 │ │ │ │ │ addeq r3, r0, r8, lsl #20 │ │ │ │ │ hvceq 3088 @ 0xc10 │ │ │ │ │ addeq sl, r0, r8, asr #2 │ │ │ │ │ tsteq r3, r8, lsr #17 │ │ │ │ │ addeq r5, r0, r8, asr r5 │ │ │ │ │ - adcseq r8, pc, r8, asr #22 │ │ │ │ │ + adcseq r8, pc, r8, asr sl @ │ │ │ │ │ tsteq r3, r0, asr #17 │ │ │ │ │ @ instruction: 0x011318d8 │ │ │ │ │ ldrdeq fp, [r0, #-200] @ 0xffffff38 │ │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ │ addeq r5, r0, r0, lsl #11 │ │ │ │ │ tsteq r3, r0, asr r9 │ │ │ │ │ @@ -3430120,28 +3430120,28 @@ │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ tsteq r0, r0, lsl #26 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ smulleq r9, r0, r8, r1 │ │ │ │ │ sbceq r6, r0, r0, ror fp │ │ │ │ │ @ instruction: 0x01106df8 │ │ │ │ │ adcseq r9, r9, r0, lsr #2 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ tsteq r3, r8, asr #13 │ │ │ │ │ tsteq r3, r0, ror #13 │ │ │ │ │ sbceq r5, r1, r0, lsl r2 │ │ │ │ │ cmpeq r4, r8, ror #23 │ │ │ │ │ cmpeq r6, r8, lsl #30 │ │ │ │ │ adcseq sl, pc, r0, lsl r2 @ │ │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ tsteq r3, r8, lsr #14 │ │ │ │ │ sbceq lr, r0, r8, ror r3 │ │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ │ - sbceq r3, r2, r0, asr #23 │ │ │ │ │ + sbceq r3, r2, r0, lsl ip │ │ │ │ │ @ instruction: 0x011399b0 │ │ │ │ │ addeq ip, r1, r0, lsl #6 │ │ │ │ │ addeq r7, r0, r0, lsl r7 │ │ │ │ │ addeq r7, r0, r0, asr r8 │ │ │ │ │ @ instruction: 0x008077b0 │ │ │ │ │ addeq r7, r0, r8, ror #18 │ │ │ │ │ strdeq sl, [r3], #8 │ │ │ │ │ @@ -3430347,30 +3430347,30 @@ │ │ │ │ │ andle r0, r0, fp │ │ │ │ │ mulle r3, r0, sp │ │ │ │ │ andle r0, r0, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ blx 5421a │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ cmpeq r0, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r0, ip, lsl #5 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ andeq r3, r0, ip, ror #19 │ │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ │ andeq r3, r0, r7, lsl #20 │ │ │ │ │ @@ -3433933,15 +3433933,15 @@ │ │ │ │ │ @ instruction: 0x0111cc90 │ │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ │ addeq r5, r0, r8, lsr #11 │ │ │ │ │ smulleq r9, r0, r8, r1 │ │ │ │ │ sbceq r6, r0, r0, ror fp │ │ │ │ │ @ instruction: 0x0111cd98 │ │ │ │ │ adcseq r9, r9, r0, lsr #2 │ │ │ │ │ - sbceq sp, r1, r8, lsr #26 │ │ │ │ │ + sbceq sp, r1, r0, asr sp │ │ │ │ │ sbceq r3, r0, r0, lsl ip │ │ │ │ │ sbceq pc, r2, r0, lsl #6 │ │ │ │ │ adcseq sp, r3, r8, asr #22 │ │ │ │ │ tsteq r5, r0, asr r3 │ │ │ │ │ @ instruction: 0x01156398 │ │ │ │ │ tsteq r5, r0, ror #7 │ │ │ │ │ sbceq r5, r1, r0, lsl r2 │ │ │ │ │ @@ -3434090,30 +3434090,30 @@ │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ andle lr, r0, ip, lsl #22 │ │ │ │ │ andle r0, r0, sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ blx 57e2a │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x0150ee90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x0150ee9c │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ @ instruction: 0x2d6e6928 │ │ │ │ │ blvs 2de74f4 <_edata@@Base+0xb944f4> │ │ │ │ │ rsbcs r6, r5, r1, ror #14 │ │ │ │ │ stmdavc r1!, {r1, r3, r4, r5, r8, sl, fp, sp, lr}^ │ │ │ │ │ stmdbcs r1!, {r0, r3, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ blcc 23d176c <_edata@@Base+0x17e76c> │ │ │ │ │ strbvs r5, [r8, #-1056]! @ 0xfffffbe0 │ │ │ │ │ @@ -3434526,30 +3434526,30 @@ │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ stcvs 0, cr2, [r7, #-128]! @ 0xffffff80 │ │ │ │ │ rsbsvc r7, r0, #6619136 @ 0x650000 │ │ │ │ │ beq 1f59a54 <__bss_end__@@Base+0x185c3a4> │ │ │ │ │ ... │ │ │ │ │ blx 59f62 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq r0, [r1, #-244] @ 0xffffff0c │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ bvc 322b644 <_edata@@Base+0xfd8644> │ │ │ │ │ rsbcs r6, r4, #1556480 @ 0x17c000 │ │ │ │ │ strtcs r0, [r8], #-2601 @ 0xfffff5d7 │ │ │ │ │ svcvs 0x00747561 │ │ │ │ │ stmdavc r5!, {r0, r1, r2, r3, r4, r6, r8, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x27207270 │ │ │ │ │ rsbsvc r6, r9, r4, lsr #16 │ │ │ │ │ @@ -3436592,30 +3436592,30 @@ │ │ │ │ │ stclvs 2, cr7, [r1, #-392]! @ 0xfffffe78 │ │ │ │ │ strbtvc r7, [r9], #-1903 @ 0xfffff891 │ │ │ │ │ strbtvs r5, [r9], #-3962 @ 0xfffff086 │ │ │ │ │ rsbvs r2, r1, #32, 4 │ │ │ │ │ svcvs 0x006d6172 │ │ │ │ │ blx 5c09a │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r1, ip, lsl #2 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ fstmdbxcs r0!, {d3-d31} @ Deprecated │ │ │ │ │ stcmi 13, cr2, [r0, #-168]! @ 0xffffff58 │ │ │ │ │ bcc 2e6c364 <_edata@@Base+0xc19364> │ │ │ │ │ cmnvc r9, #32, 24 @ 0x2000 │ │ │ │ │ bcs 205b370 <__bss_end__@@Base+0x195dcc0> │ │ │ │ │ blcc 23d5a68 <_edata@@Base+0x182a68> │ │ │ │ │ eorscs r3, fp, sl, lsl #22 │ │ │ │ │ @@ -3437255,30 +3437255,30 @@ │ │ │ │ │ svcvs 0x0066736e │ │ │ │ │ eorcs r6, r2, r2, ror sp │ │ │ │ │ stmdbcs r9!, {r1, r3, r8, fp} │ │ │ │ │ andeq r0, r0, r9, lsr #20 │ │ │ │ │ ... │ │ │ │ │ blx 5e1d2 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b10 │ │ │ │ │ + usatlt r6, #0, r0, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r1, r4, asr #4 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df5b08 │ │ │ │ │ + strbtlt r6, [r0], r8, lsl #22 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df48c4 │ │ │ │ │ + strbtlt r5, [r0], r4, asr #17 │ │ │ │ │ ... │ │ │ │ │ - @ instruction: 0xf7df49c0 │ │ │ │ │ + strbtlt r5, [r0], r0, asr #19 │ │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ │ cmpeq lr, r8, lsr r4 @ │ │ │ │ │ ... │ │ │ │ │ subseq r0, sp, lr, lsl #23 │ │ │ │ │ cmpeq r1, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r6, [r1], #120 @ 0x78 │ │ │ │ │ @@ -3437287,43 +3437287,43 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r8, lsl #15 │ │ │ │ │ @ instruction: 0x0142b199 │ │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ cmpeq lr, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01516098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, lsr sl │ │ │ │ │ smlaltbeq r1, r5, r9, sp │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r8, asr r5 │ │ │ │ │ @ instruction: 0x0143f391 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrshteq lr, [r3], r0 │ │ │ │ │ smlalbbeq sp, r3, r5, r4 │ │ │ │ │ @@ -3437369,15 +3437369,15 @@ │ │ │ │ │ @ instruction: 0x01443395 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r0, lsl #21 │ │ │ │ │ cmpeq r5, r9, lsr #20 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r1, r3, r0, ror #29 │ │ │ │ │ + sbceq r1, r3, r8, lsl #30 │ │ │ │ │ strdeq r3, [r4, #-29] @ 0xffffffe3 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r8, asr #12 │ │ │ │ │ strdeq r5, [r4, #-229] @ 0xffffff1b │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3437391,71 +3437391,71 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, asr #7 │ │ │ │ │ smlalbteq r4, r4, r1, ip @ │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r4 │ │ │ │ │ + ldccc 13, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01516298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #9 │ │ │ │ │ + ldccc 13, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r0, lsl #1 │ │ │ │ │ andle r0, r0, pc, asr r2 │ │ │ │ │ @@ -3437473,15 +3437473,15 @@ │ │ │ │ │ cmpeq r3, r5, ror #28 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r0, [r3], #72 @ 0x48 │ │ │ │ │ cmpeq r3, r9, lsr #30 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r6, r1, r0, ror r1 │ │ │ │ │ + sbceq r6, r1, r8, asr #2 │ │ │ │ │ smlalbteq r3, r4, r1, pc @ │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r8, ror r8 │ │ │ │ │ cmpeq r3, r1, asr r1 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3437497,15 +3437497,15 @@ │ │ │ │ │ cmpeq r3, r1, lsr r9 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r6, [r1], #208 @ 0xd0 │ │ │ │ │ @ instruction: 0x01444491 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r8, asr #17 │ │ │ │ │ + strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ strheq ip, [r3, #-133] @ 0xffffff7b │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, ror sp │ │ │ │ │ strheq r3, [r4, #-205] @ 0xffffff33 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3437543,15 +3437543,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, asr sp │ │ │ │ │ cmpeq r3, r5, lsr #30 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01516598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #9 │ │ │ │ │ + ldccc 13, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r3, r3, r0, r9 @ │ │ │ │ │ cmpeq r4, r1, lsr #12 │ │ │ │ │ @@ -3437617,133 +3437617,133 @@ │ │ │ │ │ ldrdeq r0, [r5, #-49] @ 0xffffffcf │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r8, lsr #6 │ │ │ │ │ strheq fp, [r3, #-157] @ 0xffffff63 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r8, lsr r2 │ │ │ │ │ + sbceq r8, r1, r0, lsl r2 │ │ │ │ │ cmpeq r3, r9, asr r7 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq pc, [r2], #240 @ 0xf0 │ │ │ │ │ cmpeq r4, r5, lsr pc │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r6, [r1], #48 @ 0x30 │ │ │ │ │ ldrdeq r1, [r4, #-33] @ 0xffffffdf │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - ldrdeq sl, [r1], #40 @ 0x28 │ │ │ │ │ + strheq sl, [r1], #32 │ │ │ │ │ ldrdeq r3, [r5, #-109] @ 0xffffff93 │ │ │ │ │ tsteq r5, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ cmpeq lr, r0, lsl #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #9 │ │ │ │ │ + ldccc 14, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #9 │ │ │ │ │ + ldccc 14, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ cmpeq lr, r8, lsr #8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, asr #28 │ │ │ │ │ sbcseq r9, lr, sp, lsr fp │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq sl, [r1], #112 @ 0x70 │ │ │ │ │ sbcseq r9, lr, r5, lsr r5 │ │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01516698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strheq pc, [lr, #-48] @ 0xffffffd0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r1, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlalbteq pc, lr, r8, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #10 │ │ │ │ │ + ldccc 14, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r2, r3, r8, r1 │ │ │ │ │ smlaltteq sp, r5, sp, r8 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r9, r3, r0, ror r6 │ │ │ │ │ cmpeq r5, r5, ror #16 │ │ │ │ │ @@ -3437767,19 +3437767,19 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r8, asr #17 │ │ │ │ │ strdeq sp, [r5, #-69] @ 0xffffffbb │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r2, r3, r0, asr #13 │ │ │ │ │ cmpeq r6, r9, lsr #14 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, ror #3 │ │ │ │ │ cmpeq r5, r5, asr lr │ │ │ │ │ @@ -3437787,87 +3437787,87 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r0, ror #9 │ │ │ │ │ strheq sp, [r5, #-61] @ 0xffffffc3 │ │ │ │ │ @ instruction: 0x011b8cf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ cmpeq lr, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r5 │ │ │ │ │ + ldccc 14, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r9, r3, r8, asr pc │ │ │ │ │ rsceq fp, r3, sp, asr #6 │ │ │ │ │ tsteq sp, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaltbeq pc, lr, r8, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01516898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #11 │ │ │ │ │ + ldccc 14, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #11 │ │ │ │ │ + ldccc 14, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaltteq pc, lr, r0, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr6, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr6, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr6, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r0, [r3], #0 │ │ │ │ │ @ instruction: 0x01467799 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq lr, r2, r0, asr #23 │ │ │ │ │ @ instruction: 0x01467391 │ │ │ │ │ @@ -3437875,35 +3437875,35 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r0, r8, lsl #20 │ │ │ │ │ cmpeq r6, sp, lsr #20 │ │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr6, [lr, #96]! @ 0x60 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ smlaltteq pc, lr, r8, r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01516998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ ldrdeq r9, [r1], #240 @ 0xf0 │ │ │ │ │ hvceq 27365 @ 0x6ae5 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r8, r3, r8, asr pc │ │ │ │ │ hvceq 27357 @ 0x6add │ │ │ │ │ @@ -3438081,15 +3438081,15 @@ │ │ │ │ │ cmpeq r7, sp, asr r6 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, lsl #21 │ │ │ │ │ cmpeq r6, r5, ror #20 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r2, r3, r0, lsr r0 │ │ │ │ │ + sbceq r2, r3, r8, asr r0 │ │ │ │ │ strheq sp, [r6, #-157] @ 0xffffff63 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r9, [r1], #112 @ 0x70 │ │ │ │ │ cmpeq r6, r9, asr #12 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3438125,15 +3438125,15 @@ │ │ │ │ │ smlalbteq r1, r8, r9, pc @ │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, lsr #7 │ │ │ │ │ @ instruction: 0x0146cd95 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq sl, r1, r0, lsr pc │ │ │ │ │ + sbceq sl, r1, r0, lsl #31 │ │ │ │ │ cmpeq r7, r9, lsl #20 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, ror sp │ │ │ │ │ strheq ip, [r6, #-201] @ 0xffffff37 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3438149,19 +3438149,19 @@ │ │ │ │ │ smlaltteq ip, r6, r1, r9 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r3, r3, r8, asr r5 │ │ │ │ │ smlalbteq ip, r6, r9, r7 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r0, r3, r0, asr #23 │ │ │ │ │ + sbceq r0, r3, r8, ror #23 │ │ │ │ │ strheq ip, [r6, #-93] @ 0xffffffa3 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r8, ror #23 │ │ │ │ │ + sbceq r8, r1, r8, lsl #25 │ │ │ │ │ @ instruction: 0x0146a999 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq ip, [r1], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x0147ac91 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3438193,15 +3438193,15 @@ │ │ │ │ │ hvceq 27257 @ 0x6a79 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, asr sp │ │ │ │ │ smlaltbeq sl, r6, r9, r6 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r0, lsl r7 │ │ │ │ │ + adcseq r1, r4, r8, lsl #15 │ │ │ │ │ ldrdeq sl, [r6, #-89] @ 0xffffffa7 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r0, asr #3 │ │ │ │ │ cmpeq r6, r9, asr r5 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3438213,15 +3438213,15 @@ │ │ │ │ │ @ instruction: 0x0146c29d │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, lsl #6 │ │ │ │ │ cmpeq r8, sp, lsl r3 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r8, lsr #1 │ │ │ │ │ + ldrsbteq r1, [r4], r0 │ │ │ │ │ cmpeq r7, r5, lsl r2 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, asr #13 │ │ │ │ │ smlalbteq r1, r8, sp, r8 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3438233,15 +3438233,15 @@ │ │ │ │ │ smlaltteq r1, r8, r9, r4 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r0, lsr #7 │ │ │ │ │ hvceq 33045 @ 0x8115 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r6, r1, r0, lsr #2 │ │ │ │ │ + sbceq r6, r1, r0, ror r1 │ │ │ │ │ strdeq r9, [r7, #-61] @ 0xffffffc3 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r6, [r1], #32 │ │ │ │ │ cmpeq r6, r1, lsl r9 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3438251,57 +3438251,57 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq sl, [r1], #168 @ 0xa8 │ │ │ │ │ strdeq fp, [r6, #-77] @ 0xffffffb3 │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ cmpeq lr, r0, lsr r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r0, r3, r0, lr │ │ │ │ │ hvceq 35497 @ 0x8aa9 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strheq sl, [r1], #32 │ │ │ │ │ + ldrdeq sl, [r1], #40 @ 0x28 │ │ │ │ │ smlalbteq r1, r9, sp, r5 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r8, lsl #20 │ │ │ │ │ + adcseq r1, r4, r0, lsr sl │ │ │ │ │ hvceq 34957 @ 0x888d │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq lr, r3, r0, ror #19 │ │ │ │ │ smlalbteq r5, r9, sp, fp │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, lsr #26 │ │ │ │ │ cmpeq r8, sp, lsr r1 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r0, r4, r8, lsl #15 │ │ │ │ │ + ldrhteq r0, [r4], r0 │ │ │ │ │ cmpeq r9, r5, lsr r8 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ ... │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ cmpeq r1, r0 │ │ │ │ │ andeq fp, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3441366,15 +3441366,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ cmpeq r1, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r0, r8, lsl #5 │ │ │ │ │ + strheq lr, [r0], #32 │ │ │ │ │ strdeq fp, [r7, #-9] │ │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r0, r1, r8, lsr #1 │ │ │ │ │ cmpeq r7, r9, lsl #20 │ │ │ │ │ @@ -3443343,15 +3443343,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsheq fp, [r1], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq ip, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq ip, [r0], #200 @ 0xc8 │ │ │ │ │ cmpeq r9, r9, lsr #2 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3443379,15 +3443379,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, pc, r8, lsl #15 │ │ │ │ │ cmpeq r9, sp, lsr #32 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r0, r0, ror #9 │ │ │ │ │ + sbceq r0, r0, r8, lsl #10 │ │ │ │ │ smlalbteq r6, r9, r5, r2 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3443419,15 +3443419,15 @@ │ │ │ │ │ ldrdeq sl, [r8, #-117] @ 0xffffff8b │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r9, r1, r8, fp │ │ │ │ │ smlalbteq ip, r8, r9, sl │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r0, r4, r8, lsr ip │ │ │ │ │ + adcseq r0, r4, r0, lsl ip │ │ │ │ │ strheq r1, [r9, #-41] @ 0xffffffd7 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq sl, r1, r8, asr #12 │ │ │ │ │ cmpeq r8, r5, asr #18 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3443527,27 +3443527,27 @@ │ │ │ │ │ strdeq sp, [r8, #-97] @ 0xffffff9f │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r8, r1, r8, fp │ │ │ │ │ cmpeq r9, sp, lsl #24 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - strheq r7, [r1], #152 @ 0x98 │ │ │ │ │ + sbceq r7, r1, r0, ror #19 │ │ │ │ │ cmpeq r9, r5, asr #14 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r0, lsl #11 │ │ │ │ │ ldrdeq r0, [r9, #-45] @ 0xffffffd3 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8, ror r3 │ │ │ │ │ @ instruction: 0x0148fd95 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r8, lsl #15 │ │ │ │ │ + strheq r7, [r1], #112 @ 0x70 │ │ │ │ │ smlaltteq pc, r8, sp, r8 @ │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, lsr #12 │ │ │ │ │ cmpeq r9, r5, lsr r6 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3443555,27 +3443555,27 @@ │ │ │ │ │ cmpeq r8, r5, lsl #12 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, asr #23 │ │ │ │ │ smlaltteq r4, r9, sp, sp │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r7, r1, r8, lsr #31 │ │ │ │ │ + ldrdeq r7, [r1], #240 @ 0xf0 │ │ │ │ │ cmpeq r8, r9, lsl #30 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r8, r1, r8, asr #7 │ │ │ │ │ cmpeq r8, r5, ror #18 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r1, r4, r8, ror #28 │ │ │ │ │ + umlalseq r1, r4, r0, lr │ │ │ │ │ cmpeq r8, r1, asr r7 @ │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - adcseq r0, r4, r0, lsl ip │ │ │ │ │ + adcseq r0, r4, r8, lsr ip │ │ │ │ │ strdeq pc, [r8, #-37] @ 0xffffffdb │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r0, r4, r0, ror fp │ │ │ │ │ qdaddeq pc, r5, r8 @ │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3443619,15 +3443619,15 @@ │ │ │ │ │ smlaltteq sp, r8, r5, r0 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r0, lsr #22 │ │ │ │ │ smlalbbeq r9, r8, r5, r4 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r6, r1, r8, ror #8 │ │ │ │ │ + smulleq r6, r1, r0, r4 │ │ │ │ │ cmpeq r8, r1, lsl #8 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r0, lsl #11 │ │ │ │ │ cmpeq r9, r5, lsr r1 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3443725,51 +3443725,51 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r8, r1, r8, r6 │ │ │ │ │ smlalbbeq sp, r9, sp, r1 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [lr, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr6, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strdeq r7, [r1], #128 @ 0x80 │ │ │ │ │ smlaltbeq r6, sl, r1, pc @ │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ adcseq r1, r4, r8, ror #23 │ │ │ │ │ strheq r3, [sl, #-49] @ 0xffffffcf │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r4, r3, r8, asr r5 │ │ │ │ │ + sbceq r4, r3, r0, lsl #11 │ │ │ │ │ @ instruction: 0x014aad91 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r0, asr sp │ │ │ │ │ cmpeq sl, r5, lsr pc │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r0, asr sp │ │ │ │ │ smlalbteq r4, sl, r1, r8 │ │ │ │ │ @@ -3443809,15 +3443809,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r8, lsl #10 │ │ │ │ │ smlaltbeq r9, sl, r5, r2 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ strheq r7, [r1], #72 @ 0x48 │ │ │ │ │ cmpeq sl, r1, lsl #24 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r0, lsr #17 │ │ │ │ │ cmpeq sl, r5, asr #32 │ │ │ │ │ @@ -3443835,15 +3443835,15 @@ │ │ │ │ │ cmpeq sl, r9, lsl sp │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r5, r1, r0, lsr pc │ │ │ │ │ cmpeq sl, r5, asr #2 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ - sbceq r8, r1, r8, lsl #10 │ │ │ │ │ + sbceq r8, r1, r0, lsr r5 │ │ │ │ │ smlaltteq r6, sl, sp, sl │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq ip, r1, r8, ror r3 │ │ │ │ │ smlalbbeq r7, sl, sp, r1 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ @@ -3443861,55 +3443861,55 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r7, r1, r8, lsl lr │ │ │ │ │ smlalbteq r4, sl, r9, r3 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr6, [lr, #640]! @ 0x280 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strheq pc, [lr, #-56] @ 0xffffffc8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr6, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr6, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr6, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r4, r3, r8, lsr r7 │ │ │ │ │ hvceq 44705 @ 0xaea1 │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r2, r3, r0, r9 │ │ │ │ │ smlaltteq lr, sl, r9, pc @ │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr6, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r6, r1, r8, lsr r2 │ │ │ │ │ smlaltteq r0, fp, r5, lr │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [r1, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr6, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ umlalseq lr, r3, r8, r6 │ │ │ │ │ strdeq r0, [fp, #-189] @ 0xffffff43 │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq fp, r1, r0, ror #19 │ │ │ │ │ hvceq 44689 @ 0xae91 │ │ │ │ │ @@ -3443921,67 +3443921,67 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r9, r1, r0, ror #9 │ │ │ │ │ cmpeq sl, r5, asr fp │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr6, [lr, #864]! @ 0x360 │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ strdeq pc, [lr, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr6, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr6, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr6, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr6, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ sbcseq r3, sp, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr7, [lr] │ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ ldrdeq pc, [lr, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0151c898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r1, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ cmpeq lr, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smlalbbeq ip, lr, r8, ip │ │ │ │ │ @@ -3444005,15 +3444005,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ smlalbbeq r2, pc, r0, r8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smlalbbeq r2, pc, r8, r9 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ rsceq pc, r2, r0, ror #6 │ │ │ │ │ @@ -3444029,15 +3444029,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ smlaltteq r2, pc, r8, ip @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ strdeq r2, [pc, #-208] @ 151c8f8 <__bss_end__@@Base+0xe1f248> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ rsceq pc, r2, r0, asr r3 @ │ │ │ │ │ @@ -3444053,15 +3444053,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq pc, r0, asr fp @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ cmpeq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbcseq sl, sp, r0, ror #10 │ │ │ │ │ @@ -3444077,15 +3444077,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq pc, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ cmpeq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #10 │ │ │ │ │ sbcseq sl, sp, r0, asr r5 │ │ │ │ │ @@ -3444101,39 +3444101,39 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq lr, r8, lsl sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [r1, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ cmpeq lr, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ cmpeq lr, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smlaltteq ip, lr, r0, sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ cmpeq lr, r0, asr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ smlaltbeq sp, lr, r8, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ swpbeq sp, r8, [lr] │ │ │ │ │ @@ -3444157,39 +3444157,39 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq lr, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [r1, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ cmpeq lr, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ cmpeq lr, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ strdeq sp, [lr, #-16] │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ cmpeq lr, r0, ror #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ cmpeq pc, r0, lsr r3 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ sbcseq sl, sp, r0, asr #9 │ │ │ │ │ @@ -3444213,99 +3444213,99 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ sbcseq sl, sp, r0, asr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r1, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ rsceq sp, r5, r8, asr sl │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsl r4 │ │ │ │ │ rsceq r1, r5, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #14 │ │ │ │ │ + ldccc 0, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r2, r8, r8, ror #31 │ │ │ │ │ ldrheq r3, [r2], #144 @ 0x90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addseq r4, sl, r8, lsr #14 │ │ │ │ │ ldrsheq sl, [sp], #56 @ 0x38 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #576]! @ 0x240 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq lr, r0, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr7, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr7, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq lr, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r7 │ │ │ │ │ + ldccc 0, cr7, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr7, [lr, #768]! @ 0x300 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq lr, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0151cd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr7, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr7, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr7, [lr, #864]! @ 0x360 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ umullseq r4, sl, r8, r4 │ │ │ │ │ cmpeq lr, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [r1, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #15 │ │ │ │ │ + ldccc 0, cr7, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #15 │ │ │ │ │ + ldccc 0, cr7, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ sbceq r1, r3, r8, ror #8 │ │ │ │ │ cmpeq fp, r1, lsr #24 @ │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq sl, r0, r1, lsl #28 │ │ │ │ │ addeq r3, r1, r8, asr r9 │ │ │ │ │ rsceq r6, r6, r0, asr #30 │ │ │ │ │ @@ -3444317,127 +3444317,127 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #8 │ │ │ │ │ smulleq r9, r0, r8, r1 │ │ │ │ │ smlaltteq r5, ip, r1, r2 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr7, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #15 │ │ │ │ │ + ldccc 1, cr7, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #15 │ │ │ │ │ + ldccc 1, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0151ce98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [r1, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #16 │ │ │ │ │ + ldccc 1, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0151cf98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr7, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr7, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r1, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r8 │ │ │ │ │ + ldccc 1, cr7, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [r1, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr7, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr7, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr7, [lr, #832]! @ 0x340 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ cmpeq r1, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrhteq r6, [r7], #-224 @ 0xffffff20 │ │ │ │ │ @@ -3444464,21 +3444464,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, ror r6 │ │ │ │ │ cmpeq r8, r1, lsl r1 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r6, r2, r0, lsl #11 │ │ │ │ │ + sbceq r6, r2, r8, asr r5 │ │ │ │ │ cmpeq r9, sp, asr r4 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, pc, r0, asr r8 @ │ │ │ │ │ + adcseq sl, pc, r8, ror r8 @ │ │ │ │ │ cmpeq r9, r1, asr r3 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r0, r0, lsl #26 │ │ │ │ │ swpbeq sl, r9, [r8] │ │ │ │ │ @@ -3444680,15 +3444680,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbbeq fp, lr, r0, pc @ │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq ip, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq ip, r2, r0, lsl #16 │ │ │ │ │ cmpeq r8, r9, asr lr │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3444848,15 +3444848,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r8, lsl r2 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r2, r0, ror #9 │ │ │ │ │ + sbceq lr, r2, r8, lsl #10 │ │ │ │ │ cmpeq r8, r9, lsr r1 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq lr, r1, r0, lsr #7 │ │ │ │ │ cmpeq r8, sp, asr #2 │ │ │ │ │ @@ -3445027,27 +3445027,27 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r3, r8, ror r3 │ │ │ │ │ cmpeq r9, r1, ror #22 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq ip, r2, r0, ror #14 │ │ │ │ │ + sbceq ip, r2, r8, lsr r7 │ │ │ │ │ @ instruction: 0x01488199 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq pc, r1, r8, asr #7 │ │ │ │ │ smlaltbeq r8, r8, sp, r1 @ │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r9, r2, r8, lsr #1 │ │ │ │ │ + strdeq r9, [r2], #8 │ │ │ │ │ smlaltbeq ip, r8, r9, r3 │ │ │ │ │ cmpeq r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3445824,15 +3445824,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r5, r0, r0, lsr sl │ │ │ │ │ cmpeq r1, r0, asr #11 │ │ │ │ │ cmpeq r3, r0, lsl sl │ │ │ │ │ cmpeq r1, r8, asr #11 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq lr, [r1, #-80] @ 0xffffffb0 │ │ │ │ │ - strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r0, r2, r0, r9 │ │ │ │ │ ldrsbeq lr, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r1, r0, ror #11 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r1, r8, ror #11 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsheq lr, [r1, #-88] @ 0xffffffa8 │ │ │ │ │ @@ -3445894,15 +3445894,15 @@ │ │ │ │ │ ldrsbeq lr, [r1, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsheq lr, [r1, #-96] @ 0xffffffa0 │ │ │ │ │ ldrsbeq lr, [r1, #-104] @ 0xffffff98 │ │ │ │ │ cmpeq r1, r0, ror #13 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r0, [r2], #152 @ 0x98 │ │ │ │ │ + smulleq r0, r2, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, r9, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq fp, [r0, #-120] @ 0xffffff88 │ │ │ │ │ cmpeq r1, r0, lsl #14 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3445941,18 +3445941,18 @@ │ │ │ │ │ cmpeq r3, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0151e790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ cmpeq r1, r0, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, asr #10 │ │ │ │ │ + adcseq sp, r5, r8, lsr #11 │ │ │ │ │ cmpeq r3, r0, asr #20 │ │ │ │ │ cmpeq r1, r0, lsr #11 │ │ │ │ │ - strheq r5, [r2], #32 │ │ │ │ │ + sbceq r5, r2, r0, lsl #6 │ │ │ │ │ ldrheq lr, [r1, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r1, r0, asr #15 │ │ │ │ │ cmpeq r3, r0, asr #20 │ │ │ │ │ ldrsheq lr, [r1, #-112] @ 0xffffff90 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrsbeq lr, [r1, #-112] @ 0xffffff90 │ │ │ │ │ @@ -3446477,15 +3446477,15 @@ │ │ │ │ │ cmpeq r1, r8, ror #31 │ │ │ │ │ ldrsheq lr, [r1, #-240] @ 0xffffff10 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsheq lr, [r1, #-248] @ 0xffffff08 │ │ │ │ │ smulleq r4, r0, r0, r9 │ │ │ │ │ cmpeq r1, r8, asr #32 @ │ │ │ │ │ cmpeq r1, r8 @ │ │ │ │ │ - adceq r8, r6, r0, lsl #23 │ │ │ │ │ + adceq r8, r5, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ cmpeq r1, r0, lsl r0 @ │ │ │ │ │ strdeq sl, [r0, #-128] @ 0xffffff80 │ │ │ │ │ cmpeq r1, r8, lsl r0 @ │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ cmpeq r1, r0, lsr #32 @ │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ @@ -3446618,17 +3446618,17 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, lsr #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r0, lsr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r1, r8, lsr r2 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r0, asr #4 @ │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffed7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr #4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r0, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3446661,24 +3446661,24 @@ │ │ │ │ │ cmpeq r1, r8, asr #5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [r1, #-32] @ 0xffffffe0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r0, asr r3 @ │ │ │ │ │ cmpeq r1, r0, ror #5 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, ip, r8, lsr #7 │ │ │ │ │ + adceq r7, ip, r8, asr #7 │ │ │ │ │ cmpeq r3, r0, asr ip │ │ │ │ │ ldrsheq pc, [r1, #-32] @ 0xffffffe0 @ │ │ │ │ │ addeq ip, r0, r0, lsr #27 │ │ │ │ │ ldrsheq pc, [r1, #-40] @ 0xffffffd8 @ │ │ │ │ │ ldrsheq fp, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ cmpeq r1, r8, ror pc │ │ │ │ │ - adcseq r1, r4, r8, lsr #1 │ │ │ │ │ + ldrsbteq r1, [r4], r0 │ │ │ │ │ cmpeq r1, r0, lsl r3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r1, r8, lsl r3 @ │ │ │ │ │ cmpeq r3, r0, asr ip │ │ │ │ │ cmpeq r1, r0, lsr #6 @ │ │ │ │ │ strdeq r2, [r0], r8 │ │ │ │ │ cmpeq r1, r0, lsr r3 @ │ │ │ │ │ @@ -3446846,15 +3446846,15 @@ │ │ │ │ │ ldrheq pc, [r1, #-80] @ 0xffffffb0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq pc, [r1, #-88] @ 0xffffffa8 @ │ │ │ │ │ cmpeq r3, r0, lsl sp │ │ │ │ │ cmpeq r1, r0, asr #11 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r1, r8, asr #11 @ │ │ │ │ │ - sbceq sl, r2, r0, lsr pc │ │ │ │ │ + sbceq sl, r2, r8, lsl #30 │ │ │ │ │ ldrsbeq pc, [r1, #-80] @ 0xffffffb0 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsbeq pc, [r1, #-88] @ 0xffffffa8 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r1, r0, ror #11 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r1, r8, lsl #12 @ │ │ │ │ │ @@ -3446908,15 +3446908,15 @@ │ │ │ │ │ cmpeq r1, r8, lsr #13 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r1, r0, asr #13 @ │ │ │ │ │ ldrheq pc, [r1, #-96] @ 0xffffffa0 @ │ │ │ │ │ ldrheq pc, [r1, #-104] @ 0xffffff98 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r0, lsr pc │ │ │ │ │ + sbceq sl, r2, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, ror r3 │ │ │ │ │ ldrsbeq pc, [r1, #-96] @ 0xffffffa0 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3447112,21 +3447112,21 @@ │ │ │ │ │ ldrsbeq pc, [r1, #-152] @ 0xffffff68 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r3, r0, lsr #18 @ │ │ │ │ │ ldrheq sl, [r3, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, ror #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r1, r8, lsl #20 @ │ │ │ │ │ + cmpeq r1, r0, lsl #20 @ │ │ │ │ │ ldrsheq pc, [r1, #-152] @ 0xffffff68 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, r2, r0, asr #25 │ │ │ │ │ ldrsbeq sl, [r3, #-208] @ 0xffffff30 │ │ │ │ │ - cmpeq r2, r0, lsr #7 │ │ │ │ │ - cmpeq r1, r8, lsr r2 @ │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r1, r8, lsl #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r1, r8, asr sl @ │ │ │ │ │ cmpeq r1, r8, lsl sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r6, r0, lsl #14 │ │ │ │ │ cmpeq r3, r8, ror #27 │ │ │ │ │ cmpeq r1, r8, ror #16 @ │ │ │ │ │ @@ -3447501,15 +3447501,15 @@ │ │ │ │ │ cmpeq r1, r8, ror #31 @ │ │ │ │ │ ldrsheq pc, [r1, #-248] @ 0xffffff08 @ │ │ │ │ │ ldrsheq pc, [r1, #-240] @ 0xffffff10 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrheq r0, [r2, #-8] │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ - adceq r8, r3, r0, lsl #23 │ │ │ │ │ + adceq r8, r4, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ @ instruction: 0x01520090 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ @@ -3447722,21 +3447722,21 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, ror #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl #7 │ │ │ │ │ + @ instruction: 0x01520390 │ │ │ │ │ cmpeq r2, r0, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r5, r0, asr #6 │ │ │ │ │ ldrsbeq sl, [r3, #-232] @ 0xffffff18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01520390 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffed7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01520398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3447773,26 +3447773,26 @@ │ │ │ │ │ cmpeq r2, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #8 │ │ │ │ │ cmpeq r2, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, ip, r8, ror lr │ │ │ │ │ + adceq fp, ip, r0, lsr #29 │ │ │ │ │ ldrsheq sl, [r3, #-224] @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #9 │ │ │ │ │ cmpeq r2, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq pc, [pc], r0 @ │ │ │ │ │ + adceq pc, pc, r0, ror #17 │ │ │ │ │ cmpeq r3, r8, lsl #30 │ │ │ │ │ cmpeq r2, r0, asr r2 │ │ │ │ │ - adcseq lr, pc, r0, asr #3 │ │ │ │ │ + adcseq lr, pc, r8, ror #3 │ │ │ │ │ cmpeq r2, r8, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r0, lsl #9 │ │ │ │ │ cmpeq r3, r8, lsl #30 │ │ │ │ │ cmpeq r2, r8, lsl #9 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ @ instruction: 0x01520490 │ │ │ │ │ @@ -3447973,15 +3447973,15 @@ │ │ │ │ │ cmpeq r3, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #14 │ │ │ │ │ cmpeq r2, r0, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r2, r0, lsr #2 │ │ │ │ │ + adcseq r5, r2, r0, asr #2 │ │ │ │ │ cmpeq r3, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #15 │ │ │ │ │ cmpeq r2, r0, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3448122,21 +3448122,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r2, #-144] @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, asr #19 │ │ │ │ │ + ldrsbeq r0, [r2, #-144] @ 0xffffff70 │ │ │ │ │ cmpeq r2, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq ip, pc, r8, lsl r7 @ │ │ │ │ │ cmpeq r3, r8, lsr #2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r0, [r2, #-144] @ 0xffffff70 │ │ │ │ │ + cmpeq r2, r0, lsl ip │ │ │ │ │ + cmpeq r2, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #20 │ │ │ │ │ cmpeq r2, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r6, [sp], r8 │ │ │ │ │ cmpeq r3, r0, asr #2 │ │ │ │ │ cmpeq r2, r0, asr #16 │ │ │ │ │ @@ -3448525,15 +3448525,15 @@ │ │ │ │ │ cmpeq r2, r8, ror #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrsheq r0, [r2, #-248] @ 0xffffff08 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ - addeq r0, r8, r0, lsl #23 │ │ │ │ │ + addeq r8, r7, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @@ -3448818,15 +3448818,15 @@ │ │ │ │ │ cmpeq r2, r8, ror #6 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ cmpeq r2, r8, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01521490 │ │ │ │ │ ldrsbeq sp, [r3, #-40] @ 0xffffffd8 │ │ │ │ │ @ instruction: 0x01521498 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmpeq r2, r8, lsr #9 │ │ │ │ │ cmpeq r2, r0, lsr #9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r8, lsr #21 │ │ │ │ │ ldrheq r1, [r2, #-64] @ 0xffffffc0 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ ldrheq r1, [r2, #-72] @ 0xffffffb8 │ │ │ │ │ @@ -3449468,17 +3449468,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r1, [r2, #-224] @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r1, [r2, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #29 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffebf │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r2, #-224] @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r2, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3449543,15 +3449543,15 @@ │ │ │ │ │ ldrheq sp, [r3, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r2, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r2, #-240] @ 0xffffff10 │ │ │ │ │ cmpeq r2, r8, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r0, r8, lsl #21 │ │ │ │ │ + ldrhteq r3, [r0], r8 │ │ │ │ │ ldrsbeq sp, [r3, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r2, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ @ instruction: 0x00550b96 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ @@ -3450572,15 +3450572,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r0, pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ - subseq r0, r5, r0, lsl #23 │ │ │ │ │ + subseq r8, r5, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r6, r8, ror r9 │ │ │ │ │ cmpeq r3, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ @@ -3450803,17 +3450803,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01523390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01523398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [r2, #-56] @ 0xffffffc8 │ │ │ │ │ - cmpeq r2, r8, lsr r1 │ │ │ │ │ - cmpeq r2, r0, asr #29 │ │ │ │ │ ldrheq r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3450880,15 +3450880,15 @@ │ │ │ │ │ ldrheq r3, [r2, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [r2, #-72] @ 0xffffffb8 │ │ │ │ │ ldrsbeq r3, [r2, #-64] @ 0xffffffc0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r5, r0, ror #3 │ │ │ │ │ + adcseq r6, r5, r0, asr #4 │ │ │ │ │ cmpeq r3, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r2, #-64] @ 0xffffffc0 │ │ │ │ │ @@ -3450941,17 +3450941,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, asr #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffebf │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl r6 │ │ │ │ │ ldrsheq r3, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ @@ -3451276,15 +3451276,15 @@ │ │ │ │ │ cmpeq r3, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r2, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #22 │ │ │ │ │ cmpeq r2, r0, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, ip, r8, lsr #7 │ │ │ │ │ + adceq r5, ip, r8, asr #7 │ │ │ │ │ cmpeq r3, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #22 │ │ │ │ │ cmpeq r2, r0, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3451343,17 +3451343,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r2, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsl ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl ip │ │ │ │ │ + cmpeq r2, r0, lsl r8 │ │ │ │ │ + cmpeq r2, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3451596,15 +3451596,15 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r2, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ - rsbseq r0, r1, r0, lsl #23 │ │ │ │ │ + rsbseq r8, r0, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ @@ -3452139,15 +3452139,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #20 │ │ │ │ │ cmpeq r2, r0, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ │ ldrsbeq sp, [r3, #-160] @ 0xffffff60 │ │ │ │ │ @ instruction: 0x01524790 │ │ │ │ │ - sbceq r5, r0, r0, lsl r2 │ │ │ │ │ + sbceq r5, r0, r8, ror #3 │ │ │ │ │ cmpeq r2, r8, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01524890 │ │ │ │ │ ldrsbeq sp, [r3, #-160] @ 0xffffff60 │ │ │ │ │ @ instruction: 0x01524898 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r2, r0, lsr #17 │ │ │ │ │ @@ -3452209,15 +3452209,15 @@ │ │ │ │ │ cmpeq r2, r0, lsl #19 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r2, r8, lsr sl │ │ │ │ │ cmpeq r2, r8, lsl #19 │ │ │ │ │ @ instruction: 0x01524990 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01524998 │ │ │ │ │ - sbceq r5, r0, r0, lsl r2 │ │ │ │ │ + sbceq r5, r0, r8, ror #3 │ │ │ │ │ cmpeq r2, r0, ror #19 │ │ │ │ │ cmpeq r2, r0, lsr #19 │ │ │ │ │ cmpeq r2, r8, lsr #19 │ │ │ │ │ @ instruction: 0x011cc990 │ │ │ │ │ ldrheq r4, [r2, #-144] @ 0xffffff70 │ │ │ │ │ @ instruction: 0x011cc9b8 │ │ │ │ │ ldrheq r4, [r2, #-152] @ 0xffffff68 │ │ │ │ │ @@ -3452311,17 +3452311,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror fp │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffea5 │ │ │ │ │ cmpeq r2, r0, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, sl, r0, ror #4 │ │ │ │ │ cmpeq r3, r8, lsl fp │ │ │ │ │ cmpeq r2, r8, ror r8 │ │ │ │ │ smlalseq r0, fp, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr fp │ │ │ │ │ @@ -3452693,21 +3452693,21 @@ │ │ │ │ │ cmpeq r2, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr #2 │ │ │ │ │ + cmpeq r2, r8, lsr r1 │ │ │ │ │ cmpeq r2, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq pc, pc, r8, r1 @ │ │ │ │ │ cmpeq r3, r0, lsr #24 │ │ │ │ │ - cmpeq r2, r8, lsl fp │ │ │ │ │ - cmpeq r2, r0, lsr fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr r1 │ │ │ │ │ cmpeq r2, r0, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r6, r0, asr #17 │ │ │ │ │ cmpeq r3, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3452847,17 +3452847,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01525390 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01525398 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffea5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3453009,17 +3453009,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffe9b │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3453114,15 +3453114,15 @@ │ │ │ │ │ cmpeq r2, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #15 │ │ │ │ │ ldrheq r5, [r2, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, lsr r8 @ │ │ │ │ │ + ldrdeq ip, [pc], r0 @ │ │ │ │ │ cmpeq r3, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [r2, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [r2, #-120] @ 0xffffff88 │ │ │ │ │ @@ -3453135,17 +3453135,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r2, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsl r8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl r8 │ │ │ │ │ + cmpeq r2, r8, lsr #9 │ │ │ │ │ + @ instruction: 0x01525390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr r8 │ │ │ │ │ cmpeq r2, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0111e9f0 │ │ │ │ │ cmpeq r3, r8, asr sp │ │ │ │ │ cmpeq r2, r8, asr #10 │ │ │ │ │ @@ -3453329,17 +3453329,17 @@ │ │ │ │ │ cmpeq r2, r0, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, ror r3 │ │ │ │ │ cmpeq r3, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl fp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #22 │ │ │ │ │ - cmpeq r2, r0, lsl #17 │ │ │ │ │ - cmpeq r2, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3453591,17 +3453591,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #30 │ │ │ │ │ cmpeq r2, r0, lsr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq ip, [r1], r8 │ │ │ │ │ ldrsheq sp, [r3, #-224] @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr pc │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr pc │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffe9b │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3454145,21 +3454145,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ umlalseq sl, sp, r8, r1 │ │ │ │ │ strheq sl, [sl, #-113] @ 0xffffff8f │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq sp, r0, r0, lsr pc │ │ │ │ │ + sbceq sp, r0, r8, asr pc │ │ │ │ │ ldrdeq sl, [sl, #-145] @ 0xffffff6f │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r0, r2, r0, lsr #2 │ │ │ │ │ + sbceq r0, r2, r8, asr #2 │ │ │ │ │ smlalbbeq r6, sl, r5, lr │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3454254,15 +3454254,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01526998 │ │ │ │ │ @ instruction: 0x509f79fe │ │ │ │ │ svccc 0x00d34413 │ │ │ │ │ ... │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r2, r1, r0, ror r6 │ │ │ │ │ + smulleq r2, r1, r8, r6 │ │ │ │ │ smlalbteq r6, sl, r9, r3 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3454661,15 +3454661,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, r9, r8, asr #5 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ ... │ │ │ │ │ - rsbeq r8, fp, r0, lsl #23 │ │ │ │ │ + rsbeq r0, ip, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ @@ -3454875,15 +3454875,15 @@ │ │ │ │ │ cmpeq r3, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #6 │ │ │ │ │ cmpeq r2, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r8, ror #20 │ │ │ │ │ + adcseq r0, r0, r8, asr #21 │ │ │ │ │ @ instruction: 0x0153df98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror r3 │ │ │ │ │ @@ -3454954,21 +3454954,21 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01527490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsr #9 │ │ │ │ │ + ldrheq r7, [r2, #-64] @ 0xffffffc0 │ │ │ │ │ cmpeq r2, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r6, [r6], r8 │ │ │ │ │ cmpeq r3, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq r7, [r2, #-64] @ 0xffffffc0 │ │ │ │ │ + cmpeq r2, r0, asr r2 │ │ │ │ │ + cmpeq r2, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r2, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3455546,15 +3455546,15 @@ │ │ │ │ │ cmpeq r2, r0, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r8, asr #27 │ │ │ │ │ cmpeq r4, r8, lsl r2 │ │ │ │ │ ldrsbeq r7, [r2, #-208] @ 0xffffff30 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq r7, [r2, #-216] @ 0xffffff28 │ │ │ │ │ - sbceq r4, r1, r0, asr #23 │ │ │ │ │ + smulleq r4, r1, r8, fp │ │ │ │ │ cmpeq r2, r0, ror #27 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r2, r8, ror #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsheq r7, [r2, #-208] @ 0xffffff30 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r2, r0, lsr #28 │ │ │ │ │ @@ -3455610,15 +3455610,15 @@ │ │ │ │ │ cmpeq r2, r0, asr #29 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsbeq r7, [r2, #-232] @ 0xffffff18 │ │ │ │ │ cmpeq r2, r8, asr #29 │ │ │ │ │ ldrsbeq r7, [r2, #-224] @ 0xffffff20 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r1, r0, asr #23 │ │ │ │ │ + smulleq r4, r1, r8, fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [r9], #0 │ │ │ │ │ cmpeq r2, r8, ror #29 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3455655,15 +3455655,15 @@ │ │ │ │ │ cmpeq r2, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01527f90 │ │ │ │ │ cmpeq r2, r8, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, ror sl │ │ │ │ │ + adcseq r7, r5, r8, lsl sl │ │ │ │ │ cmpeq r4, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01527f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r2, #-248] @ 0xffffff08 │ │ │ │ │ cmpeq r2, r8, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3455685,15 +3455685,15 @@ │ │ │ │ │ strdeq sl, [r3], #48 @ 0x30 │ │ │ │ │ ldrsheq r7, [r2, #-240] @ 0xffffff10 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ - subeq r8, fp, r0, lsl #23 │ │ │ │ │ + subeq r0, fp, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ @@ -3455818,17 +3455818,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #4 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffe81 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3455937,15 +3455937,15 @@ │ │ │ │ │ ldrsbeq r8, [r2, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [r2, #-56] @ 0xffffffc8 │ │ │ │ │ ldrsheq r8, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r0, lsr #26 │ │ │ │ │ + adceq r4, pc, r8, asr sp @ │ │ │ │ │ ldrsheq r0, [r4, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl r4 │ │ │ │ │ cmpeq r2, r0, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3456100,15 +3456100,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #13 │ │ │ │ │ cmpeq r2, r8, ror r6 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ cmpeq r2, r8, lsl #12 │ │ │ │ │ - sbceq r4, r3, r8, asr r5 │ │ │ │ │ + sbceq r4, r3, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r2, #-104] @ 0xffffff98 │ │ │ │ │ @ instruction: 0x01528698 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3456228,17 +3456228,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsl #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #17 │ │ │ │ │ - cmpeq r2, r0, ror r2 │ │ │ │ │ - cmpeq r2, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01528890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01528898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r2, #-128] @ 0xffffff80 │ │ │ │ │ cmpeq r2, r8, lsr #17 │ │ │ │ │ @@ -3456335,24 +3456335,24 @@ │ │ │ │ │ adcseq r2, r3, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr sl │ │ │ │ │ cmpeq r2, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r3, [pc], r0 @ │ │ │ │ │ + adceq r3, pc, r0, lsl #23 │ │ │ │ │ cmpeq r4, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, asr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr sl │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffe81 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3456514,15 +3456514,15 @@ │ │ │ │ │ cmpeq r2, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r8, ror #25 │ │ │ │ │ cmpeq r4, r0, lsl #16 │ │ │ │ │ ldrsheq r8, [r2, #-192] @ 0xffffff40 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsheq r8, [r2, #-200] @ 0xffffff38 │ │ │ │ │ - adcseq sl, ip, r8, ror #3 │ │ │ │ │ + adcseq sl, ip, r0, asr #3 │ │ │ │ │ cmpeq r2, r0, lsl #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r2, r8, lsl #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r2, r0, lsl sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r2, r8, lsr #26 │ │ │ │ │ @@ -3456572,15 +3456572,15 @@ │ │ │ │ │ cmpeq r2, r8, asr #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r2, r0, ror #27 │ │ │ │ │ ldrsbeq r8, [r2, #-208] @ 0xffffff30 │ │ │ │ │ ldrsbeq r8, [r2, #-216] @ 0xffffff28 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, ip, r8, ror #3 │ │ │ │ │ + adcseq sl, ip, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #6 │ │ │ │ │ ldrsheq r8, [r2, #-208] @ 0xffffff30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3456856,17 +3456856,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr r2 │ │ │ │ │ + cmpeq r2, r0, lsl #22 │ │ │ │ │ + cmpeq r2, r8, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3456875,15 +3456875,15 @@ │ │ │ │ │ cmpeq r2, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #5 │ │ │ │ │ @ instruction: 0x01529298 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r0, ror #18 │ │ │ │ │ + umlaleq r4, pc, r0, r9 @ │ │ │ │ │ ldrsbeq r0, [r4, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #5 │ │ │ │ │ ldrheq r9, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3456891,15 +3456891,15 @@ │ │ │ │ │ ldrsheq r0, [r4, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #5 │ │ │ │ │ ldrsbeq r9, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r0, r0, ror #7 │ │ │ │ │ + ldrhteq r1, [r0], r0 │ │ │ │ │ cmpeq r4, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ @@ -3457534,17 +3457534,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [r2, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [r2, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, ror #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r2, #-192] @ 0xffffff40 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffe6b │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r2, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3457567,15 +3457567,15 @@ │ │ │ │ │ cmpeq r2, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror sp │ │ │ │ │ cmpeq r2, r8, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, lr, r0, lsr sp │ │ │ │ │ + adceq r5, lr, r0, ror #26 │ │ │ │ │ ldrheq r0, [r4, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01529d90 │ │ │ │ │ cmpeq r2, r8, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3457733,15 +3457733,15 @@ │ │ │ │ │ cmpeq r2, r8, ror #31 │ │ │ │ │ ldrsheq r9, [r2, #-248] @ 0xffffff08 │ │ │ │ │ ldrsheq r9, [r2, #-240] @ 0xffffff10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ - subseq r0, r6, r0, lsl #23 │ │ │ │ │ + subseq r8, r6, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011873b0 │ │ │ │ │ @@ -3457888,17 +3457888,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror r2 │ │ │ │ │ - cmpeq r2, r8, lsl #19 │ │ │ │ │ - cmpeq r2, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #5 │ │ │ │ │ @ instruction: 0x0152a298 │ │ │ │ │ @@ -3458106,17 +3458106,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq sl, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #11 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffe6b │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3458351,18 +3458351,18 @@ │ │ │ │ │ ldrheq r0, [r4, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152a998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #20 │ │ │ │ │ cmpeq r2, r8, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, lsl #1 │ │ │ │ │ + ldrhteq pc, [r5], r8 @ │ │ │ │ │ cmpeq r4, r8, asr #25 │ │ │ │ │ cmpeq r2, r8, ror r8 │ │ │ │ │ - sbceq r6, r2, r8, lsl r9 │ │ │ │ │ + sbceq r6, r2, r0, asr #18 │ │ │ │ │ cmpeq r2, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r8, asr #19 │ │ │ │ │ cmpeq r4, r8, asr #25 │ │ │ │ │ ldrsbeq sl, [r2, #-144] @ 0xffffff70 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ ldrsbeq sl, [r2, #-152] @ 0xffffff68 │ │ │ │ │ @@ -3458432,26 +3458432,26 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [r2, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsl #22 │ │ │ │ │ + cmpeq r2, r8, lsl #22 │ │ │ │ │ ldrsheq sl, [r2, #-168] @ 0xffffff58 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, lsl sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl #22 │ │ │ │ │ + cmpeq r2, r8, ror r2 │ │ │ │ │ + ldrsbeq sl, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #22 │ │ │ │ │ cmpeq r2, r8, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r7, [lr], r0 @ │ │ │ │ │ + adceq r7, lr, r0, ror #6 │ │ │ │ │ cmpeq r4, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr fp │ │ │ │ │ @@ -3458602,15 +3458602,15 @@ │ │ │ │ │ cmpeq r2, r0, lsl #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r8, lsl #27 │ │ │ │ │ cmpeq r4, r8, ror #27 │ │ │ │ │ @ instruction: 0x0152ad90 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x0152ad98 │ │ │ │ │ - sbceq r0, r3, r0, ror #24 │ │ │ │ │ + sbceq r0, r3, r8, lsr ip │ │ │ │ │ cmpeq r2, r0, lsr #27 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r2, r8, lsr #27 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrheq sl, [r2, #-208] @ 0xffffff30 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r2, r0, asr #27 │ │ │ │ │ @@ -3458658,15 +3458658,15 @@ │ │ │ │ │ cmpeq r2, r0, ror #28 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r2, r8, ror lr │ │ │ │ │ cmpeq r2, r8, ror #28 │ │ │ │ │ cmpeq r2, r0, ror lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r3, r0, ror #24 │ │ │ │ │ + sbceq r0, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, ror r6 │ │ │ │ │ cmpeq r2, r8, lsl #29 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3458755,15 +3458755,15 @@ │ │ │ │ │ cmpeq r2, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ ldrsheq sl, [r2, #-248] @ 0xffffff08 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq pc, [r5], r8 @ │ │ │ │ │ + adcseq pc, r5, r8, lsl #22 │ │ │ │ │ cmpeq r4, r8, asr #28 │ │ │ │ │ mlaseq r3, r0, fp, r0 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ andeq fp, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq pc, r8, lsl #2 │ │ │ │ │ @@ -3459779,15 +3459779,15 @@ │ │ │ │ │ cmpeq lr, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq sp, r8, lsr #27 @ │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ ... │ │ │ │ │ - subseq r8, lr, r0, lsl #23 │ │ │ │ │ + subseq r0, fp, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #32 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3459994,17 +3459994,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr r3 │ │ │ │ │ cmpeq r2, r0, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strdeq r1, [pc, -r0] │ │ │ │ │ cmpeq r4, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror r3 │ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ │ - svccc 0x00fffe57 │ │ │ │ │ cmpeq r2, r0, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r0, [r7], r8 │ │ │ │ │ ldrsbeq r0, [r4, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3460388,49 +3460388,49 @@ │ │ │ │ │ cmpeq r2, r0, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152c990 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152c998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr #20 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r8, r0, r0, lsl #4 │ │ │ │ │ cmpeq r2, r8, lsr #19 │ │ │ │ │ - rscseq r2, sl, r0, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r2, #-144] @ 0xffffff70 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr #19 │ │ │ │ │ - ldrshteq r9, [sl], #208 @ 0xd0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r2, #-152] @ 0xffffff68 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #19 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq ip, [r2, #-144] @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr #20 │ │ │ │ │ cmpeq r2, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sl, r6, r0, asr #27 │ │ │ │ │ cmpeq r4, r8, lsr r0 │ │ │ │ │ ldrsbeq ip, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ sbceq sl, r3, r0, asr r3 │ │ │ │ │ ldrsheq ip, [r2, #-152] @ 0xffffff68 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r0, lsl #20 │ │ │ │ │ cmpeq r4, r8, lsr r0 │ │ │ │ │ cmpeq r2, r8, lsl #20 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ cmpeq r2, r0, lsl sl │ │ │ │ │ - adcseq r4, pc, r0, asr #8 │ │ │ │ │ + adcseq r4, pc, r8, lsl r4 @ │ │ │ │ │ cmpeq r2, r8, lsl sl │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r6, r4, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr sl │ │ │ │ │ cmpeq r2, r0, lsr sl │ │ │ │ │ @@ -3460565,15 +3460565,15 @@ │ │ │ │ │ ldrheq r8, [r4, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr ip │ │ │ │ │ cmpeq r2, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r8, asr #19 │ │ │ │ │ + adceq r4, lr, r0, ror sl │ │ │ │ │ cmpeq r4, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #24 │ │ │ │ │ @@ -3460596,17 +3460596,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #25 │ │ │ │ │ ldrheq ip, [r2, #-200] @ 0xffffff38 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, sp, r8, ror #27 │ │ │ │ │ cmpeq r4, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, asr #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #25 │ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ │ + svccc 0x00fffe57 │ │ │ │ │ ldrsbeq ip, [r2, #-200] @ 0xffffff38 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01137eb8 │ │ │ │ │ ldrsheq r8, [r4, #-8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3460803,15 +3460803,15 @@ │ │ │ │ │ cmpeq r2, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #2 │ │ │ │ │ ldrsheq ip, [r2, #-248] @ 0xffffff08 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, fp, r0, lsr #4 │ │ │ │ │ cmpeq r4, r0, lsr #3 │ │ │ │ │ - addseq r0, r3, r0, lsl #23 │ │ │ │ │ + rsbeq r0, fp, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 │ │ │ │ │ cmpeq r2, r0, asr sl │ │ │ │ │ smulleq r7, r0, r8, fp │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ cmpeq r4, r0, lsr #3 │ │ │ │ │ @@ -3460960,17 +3460960,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, ror r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ @ instruction: 0x0152d290 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ │ cmpeq r4, r8, ror #3 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ @@ -3461042,28 +3461042,28 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #4 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + ldrsheq sp, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r8, r0, r0, lsl #4 │ │ │ │ │ cmpeq r2, r0, asr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + rscseq r2, sl, r0, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, asr #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq sp, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq sp, [r2, #-56] @ 0xffffffc8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + ldrshteq r9, [sl], #208 @ 0xd0 │ │ │ │ │ + ldrsbeq sp, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ cmpeq r2, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, ror #7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq sp, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr r5 │ │ │ │ │ @@ -3461163,15 +3461163,15 @@ │ │ │ │ │ cmpeq r2, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152d590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #11 │ │ │ │ │ cmpeq r2, r0, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, asr sp @ │ │ │ │ │ + adceq ip, pc, r8, lsr #26 │ │ │ │ │ cmpeq r4, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #11 │ │ │ │ │ cmpeq r2, r0, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3461283,15 +3461283,15 @@ │ │ │ │ │ cmpeq r2, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #15 │ │ │ │ │ cmpeq r2, r0, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, rrx │ │ │ │ │ + umlalseq r6, r0, r0, r0 │ │ │ │ │ @ instruction: 0x01548290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152d790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152d798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #15 │ │ │ │ │ @@ -3461355,40 +3461355,40 @@ │ │ │ │ │ ldrsbeq r8, [r4, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152d890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #17 │ │ │ │ │ cmpeq r2, r0, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r0, asr r6 │ │ │ │ │ + adceq r6, lr, r0, lsl #13 │ │ │ │ │ ldrsheq r8, [r4, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl r9 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - cmpeq r2, r8, asr #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #17 │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r2, #-128] @ 0xffffff80 │ │ │ │ │ - ldrsheq r2, [r4, #-128] @ 0xffffff80 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r2, #-136] @ 0xffffff78 │ │ │ │ │ - smlabteq ip, r8, r8, r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #17 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-128] @ 0xffffff80 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-136] @ 0xffffff78 │ │ │ │ │ - addeq r2, r0, r0, lsl #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsl #18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl r9 │ │ │ │ │ cmpeq r2, r0, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, lsl r0 │ │ │ │ │ cmpeq r4, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3461419,15 +3461419,15 @@ │ │ │ │ │ cmpeq r4, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152d990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #19 │ │ │ │ │ cmpeq r2, r0, lsr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, pc, r8, lsr r6 @ │ │ │ │ │ + umlaleq sl, pc, r8, r6 @ │ │ │ │ │ cmpeq r4, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-144] @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #19 │ │ │ │ │ cmpeq r2, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3461558,247 +3461558,247 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsr #26 │ │ │ │ │ - strdeq r0, [ip, -r8] │ │ │ │ │ - ldrdeq r5, [r0], r0 │ │ │ │ │ + ldrsbeq sp, [r2, #-176] @ 0xffffff50 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq sp, [r2, #-184] @ 0xffffff48 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #23 │ │ │ │ │ - addeq r5, r1, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r7, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, ror #23 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-176] @ 0xffffff50 │ │ │ │ │ - addeq r5, r1, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - cmpeq r7, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #24 │ │ │ │ │ - ldrsbeq sp, [r2, #-176] @ 0xffffff50 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq sp, [r2, #-184] @ 0xffffff48 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl ip │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, ror #23 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - cmpeq r2, r8, lsr #24 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #24 │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r0, r8, lsr #30 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr ip │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - cmpeq r2, r0, asr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr ip │ │ │ │ │ - addeq r5, r1, r8, ror sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, asr ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror ip │ │ │ │ │ cmpeq r2, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq ip, [sp, -r8] │ │ │ │ │ cmpeq r4, r8, asr #7 │ │ │ │ │ - cmpeq r2, r8, asr ip │ │ │ │ │ - cmpeq r7, r8 │ │ │ │ │ - cmpeq r2, r0, asr #24 │ │ │ │ │ - cmpeq r2, r0, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152dc90 │ │ │ │ │ cmpeq r2, r8, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011c78d0 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ - strdeq r0, [ip, -r0] │ │ │ │ │ - ldrdeq r5, [r0], r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152dc98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-192] @ 0xffffff40 │ │ │ │ │ - addeq sl, r0, r8, asr #2 │ │ │ │ │ cmpeq r2, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r0, asr r4 │ │ │ │ │ + ldrshteq r5, [r0], r0 │ │ │ │ │ ldrsheq r8, [r4, #-56] @ 0xffffffc8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-200] @ 0xffffff38 │ │ │ │ │ - addeq r2, r0, r0, ror r6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - tsteq pc, r8, lsr #2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #25 │ │ │ │ │ - addeq r2, r0, r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r2, #-192] @ 0xffffff40 │ │ │ │ │ - addeq fp, r1, r8, lsl #13 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0152dc98 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq sp, [r2, #-200] @ 0xffffff38 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #25 │ │ │ │ │ - sbcseq r2, r4, r0, lsr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-192] @ 0xffffff40 │ │ │ │ │ - addeq sp, r2, r0, ror #24 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-200] @ 0xffffff38 │ │ │ │ │ - cmpeq r2, r0, asr #25 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq fp, r1, r8, lsl #15 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsl #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #26 │ │ │ │ │ - addeq ip, r1, r0, lsr #17 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #26 │ │ │ │ │ - @ instruction: 0x0152dc90 │ │ │ │ │ cmpeq r2, r8, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq sp, [r1], r0 │ │ │ │ │ cmpeq r4, r0, lsl r4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsbeq sp, [r2, #-200] @ 0xffffff38 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #26 │ │ │ │ │ cmpeq r2, r8, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011cbe90 │ │ │ │ │ cmpeq r4, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror sp │ │ │ │ │ + cmpeq r2, r0, asr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr sp │ │ │ │ │ - addeq r2, r0, r0, asr r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr #25 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror #26 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #26 │ │ │ │ │ - addeq r5, r2, r8, ror sp │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, asr sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, ror lr │ │ │ │ │ + @ instruction: 0x0152dd90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152dd98 │ │ │ │ │ - cmpeq r7, r0, lsl #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrheq sp, [r2, #-208] @ 0xffffff30 │ │ │ │ │ cmpeq r2, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq sl, pc, r8, lr @ │ │ │ │ │ cmpeq r4, r8, asr r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-216] @ 0xffffff28 │ │ │ │ │ - @ instruction: 0x00825cb0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r7, r0, lsl #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #27 │ │ │ │ │ - cmpeq r7, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r2, #-208] @ 0xffffff30 │ │ │ │ │ - @ instruction: 0x0152dd90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq sp, [r2, #-208] @ 0xffffff30 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq sp, [r2, #-216] @ 0xffffff28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #27 │ │ │ │ │ - addeq r7, r1, r8, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r2, #-208] @ 0xffffff30 │ │ │ │ │ - cmpeq r7, r8, asr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - addeq r4, r2, r8, asr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsheq sp, [r2, #-216] @ 0xffffff28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #28 │ │ │ │ │ - addeq r5, r1, r0, asr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r7, r8, lsr #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #28 │ │ │ │ │ - addeq r2, r0, r8 │ │ │ │ │ cmpeq r2, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, pc, r8, lsl #25 │ │ │ │ │ cmpeq r4, r0, ror r4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #28 │ │ │ │ │ - addeq r1, r3, r8, lsr #31 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr lr │ │ │ │ │ - cmpeq r2, r0, ror #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq sp, [r2, #-216] @ 0xffffff28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsr lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #28 │ │ │ │ │ - sbcseq r2, r4, r0, lsr pc │ │ │ │ │ - cmpeq r2, r0, ror #26 │ │ │ │ │ - cmpeq r2, r8, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, asr #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr lr │ │ │ │ │ - addeq r5, r1, r8, asr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr lr │ │ │ │ │ - cmpeq r7, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x0152dc90 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #28 │ │ │ │ │ - addeq ip, r1, r8, ror r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror lr │ │ │ │ │ - ldrsbeq sp, [r2, #-216] @ 0xffffff28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr r2 │ │ │ │ │ + cmpeq r2, r8, ror lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152de90 │ │ │ │ │ cmpeq r2, r8, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r7, r6, r0, lsl #25 │ │ │ │ │ cmpeq r4, r8, lsl #9 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152de98 │ │ │ │ │ - addeq r2, r0, r8 │ │ │ │ │ - ldrsheq sp, [r2, #-200] @ 0xffffff38 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #29 │ │ │ │ │ - @ instruction: 0x008034b8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r2, #-224] @ 0xffffff20 │ │ │ │ │ - @ instruction: 0x0152de90 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r7, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrheq sp, [r2, #-232] @ 0xffffff18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #29 │ │ │ │ │ - addeq r5, r1, r8, asr pc │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #29 │ │ │ │ │ - cmpeq r7, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, lsr #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq sp, [r2, #-224] @ 0xffffff20 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r2, #-232] @ 0xffffff18 │ │ │ │ │ - cmpeq r7, r8, lsr #1 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrheq sp, [r2, #-232] @ 0xffffff18 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #29 │ │ │ │ │ - addeq r5, r1, r8, asr #27 │ │ │ │ │ - ldrsbeq sp, [r2, #-224] @ 0xffffff20 │ │ │ │ │ - cmpeq r2, r0, ror #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsr #30 │ │ │ │ │ ldrsheq sp, [r2, #-232] @ 0xffffff18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0116eed8 │ │ │ │ │ cmpeq r4, r0, lsr #9 │ │ │ │ │ cmpeq r2, r8, lsr sl │ │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ │ cmpeq r2, r0, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r8, lsl pc │ │ │ │ │ cmpeq r4, r0, lsr #9 │ │ │ │ │ cmpeq r2, r0, lsr #30 │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr pc │ │ │ │ │ - addeq r7, r1, r0, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, rrx │ │ │ │ │ - cmpeq r2, r0, asr #27 │ │ │ │ │ cmpeq r2, r0, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r0, ip, r0, asr #32 │ │ │ │ │ ldrheq r8, [r4, #-72] @ 0xffffffb8 │ │ │ │ │ cmpeq r2, r0, lsl #30 │ │ │ │ │ - sbceq sl, r0, r8, lsl #25 │ │ │ │ │ + strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ cmpeq r2, r8, asr pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r0, ror #30 │ │ │ │ │ ldrheq r8, [r4, #-72] @ 0xffffffb8 │ │ │ │ │ cmpeq r2, r8, ror #30 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r2, r0, ror pc │ │ │ │ │ - sbceq fp, r0, r0, asr #13 │ │ │ │ │ + smulleq fp, r0, r8, r6 │ │ │ │ │ cmpeq r2, r8, ror pc │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r2, r0, lsl #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r2, r8, lsl #31 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x0152df90 │ │ │ │ │ @@ -3461806,15 +3461806,15 @@ │ │ │ │ │ @ instruction: 0x0152df98 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r2, r8, asr r0 │ │ │ │ │ cmpeq r2, r0, lsr #31 │ │ │ │ │ cmpeq r2, r8, lsr #31 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrheq sp, [r2, #-240] @ 0xffffff10 │ │ │ │ │ - sbceq sl, r0, r8, lsl #25 │ │ │ │ │ + strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ ldrsheq sp, [r2, #-248] @ 0xffffff08 │ │ │ │ │ ldrheq sp, [r2, #-248] @ 0xffffff08 │ │ │ │ │ cmpeq r2, r0, asr #31 │ │ │ │ │ ldrsbteq r9, [sl], #200 @ 0xc8 │ │ │ │ │ cmpeq r2, r8, asr #31 │ │ │ │ │ rscseq r9, sl, r0, lsl #26 │ │ │ │ │ ldrsbeq sp, [r2, #-240] @ 0xffffff10 │ │ │ │ │ @@ -3461827,15 +3461827,15 @@ │ │ │ │ │ cmpeq r2, r8, ror #31 │ │ │ │ │ ldrsheq sp, [r2, #-240] @ 0xffffff10 │ │ │ │ │ addeq r3, r0, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq r9, [sl], #200 @ 0xc8 │ │ │ │ │ cmpeq r2, r8, lsr #32 │ │ │ │ │ cmpeq r2, r8 │ │ │ │ │ - addeq r0, r2, r0, lsl #23 │ │ │ │ │ + adceq r8, sp, r0, lsl #23 │ │ │ │ │ cmpeq r2, r0 @ │ │ │ │ │ cmpeq r2, r0, lsl r0 │ │ │ │ │ addeq r5, r0, r8, lsl #30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl r0 │ │ │ │ │ cmpeq r2, r0, lsr #32 │ │ │ │ │ umulleq sl, r1, r8, r6 │ │ │ │ │ @@ -3461846,39 +3461846,39 @@ │ │ │ │ │ cmpeq r2, r8, lsr r0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r2, r0, asr r0 │ │ │ │ │ cmpeq r2, r0, asr #32 │ │ │ │ │ cmpeq r2, r8, asr #32 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq fp, r0, r0, asr #13 │ │ │ │ │ + smulleq fp, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [sl], #192 @ 0xc0 │ │ │ │ │ cmpeq r2, r0, rrx │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r0, ror #29 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #3 │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ cmpeq r2, r0, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq sp, fp, r8, lsr sl │ │ │ │ │ ldrsbeq r8, [r4, #-64] @ 0xffffffc0 │ │ │ │ │ cmpeq r2, r8, asr #30 │ │ │ │ │ rscseq r9, sl, r8, asr #22 │ │ │ │ │ @ instruction: 0x0152e098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r2, r0, lsr #1 │ │ │ │ │ ldrsbeq r8, [r4, #-64] @ 0xffffffc0 │ │ │ │ │ cmpeq r2, r8, lsr #1 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrheq lr, [r2, #-0] │ │ │ │ │ - sbceq r5, r2, r0, lsl #6 │ │ │ │ │ + ldrdeq r5, [r2], #40 @ 0x28 │ │ │ │ │ ldrheq lr, [r2, #-8] │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ cmpeq r2, r0, asr #1 │ │ │ │ │ adcseq sl, ip, r0, ror #9 │ │ │ │ │ cmpeq r2, r8, asr #1 │ │ │ │ │ sbcseq ip, r4, r8, ror #18 │ │ │ │ │ cmpeq r2, r0, lsr r1 │ │ │ │ │ @@ -3461931,94 +3461931,94 @@ │ │ │ │ │ sbceq sl, r3, r0, asr #8 │ │ │ │ │ @ instruction: 0x0152e190 │ │ │ │ │ sbceq sl, r3, r8, ror #8 │ │ │ │ │ @ instruction: 0x0152e198 │ │ │ │ │ sbceq sl, r3, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r8, lsl #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #3 │ │ │ │ │ - cmpeq r7, r0, lsr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, lsr #30 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - ldrheq lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r2, #-16] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #3 │ │ │ │ │ - cmpeq r7, r0, lsr r0 │ │ │ │ │ - cmpeq r2, r8, ror ip │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq lr, [r2, #-16] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ │ - cmpeq r7, r8, asr r0 │ │ │ │ │ - ldrsbeq ip, [r2, #-144] @ 0xffffff70 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrsheq lr, [r2, #-16] │ │ │ │ │ - cmpeq r7, r0, lsl #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #3 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsheq lr, [r2, #-16] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ │ - andeq r1, r0, r1, lsl #24 │ │ │ │ │ - cmpeq r2, r0, lsl r2 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl r2 │ │ │ │ │ - addeq r5, r1, r8, ror sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl r2 │ │ │ │ │ - cmpeq r7, r8, lsr #1 │ │ │ │ │ - ldrsbeq lr, [r2, #-16] │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl r3 │ │ │ │ │ + cmpeq r2, r8, lsr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152e290 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ cmpeq r2, r0, asr #4 │ │ │ │ │ - addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcseq r2, r4, r0, lsr pc │ │ │ │ │ - cmpeq r2, r0, ror #4 │ │ │ │ │ - addeq r5, r2, r0, lsl #26 │ │ │ │ │ + cmpeq r2, r8, lsr r2 │ │ │ │ │ + cmpeq r2, r0, asr #4 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ cmpeq r2, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r3, r0, r8, lsl #6 │ │ │ │ │ cmpeq r4, r8, lsl r5 │ │ │ │ │ + cmpeq r2, r8, asr #4 │ │ │ │ │ + ldrsheq r2, [r4, #-128] @ 0xffffff80 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r0, ror #4 │ │ │ │ │ + smlabteq ip, r8, r8, r0 │ │ │ │ │ cmpeq r2, r8, ror #4 │ │ │ │ │ - addeq sl, r0, r8, lsl lr │ │ │ │ │ cmpeq r2, r0, ror r2 │ │ │ │ │ - cmpeq r2, r8, lsr r2 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, ror r2 │ │ │ │ │ - addeq r5, r2, r8, lsr #26 │ │ │ │ │ - cmpeq r2, r0, ror #26 │ │ │ │ │ - cmpeq r2, r8, lsl #28 │ │ │ │ │ - cmpeq r2, r8, lsl #5 │ │ │ │ │ - addeq r2, r0, r0, ror r1 │ │ │ │ │ - @ instruction: 0x0152e290 │ │ │ │ │ - cmpeq r2, r8, asr #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - @ instruction: 0x00825cb0 │ │ │ │ │ - addeq pc, r2, r8, lsr #28 │ │ │ │ │ cmpeq r2, r0, lsl #5 │ │ │ │ │ + addeq r2, r0, r0, lsl #1 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152e298 │ │ │ │ │ - addeq r7, r0, r0, lsl ip │ │ │ │ │ - ldrheq lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ - addeq r5, r2, r0, lsr #27 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #5 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrheq lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrheq lr, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ │ cmpeq r2, r8, asr #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, lsr r5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ - addeq r7, r1, r8, ror r3 │ │ │ │ │ - cmpeq r2, r0, ror lr │ │ │ │ │ - ldrheq lr, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl r3 │ │ │ │ │ cmpeq r2, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r6, r0, lsr #31 │ │ │ │ │ cmpeq r4, r8, asr #10 │ │ │ │ │ cmpeq r2, r8, lsl #1 │ │ │ │ │ ldrdeq r8, [r3], #160 @ 0xa0 │ │ │ │ │ cmpeq r2, r0, lsl #6 │ │ │ │ │ @@ -3462031,43 +3462031,43 @@ │ │ │ │ │ adcseq r5, r4, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr r3 │ │ │ │ │ cmpeq r2, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, pc, r0, ror #25 │ │ │ │ │ + strhteq r7, [pc], r0 │ │ │ │ │ cmpeq r4, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr #7 │ │ │ │ │ - cmpeq r2, r0, lsr #28 │ │ │ │ │ - cmpeq r2, r8, lsr #4 │ │ │ │ │ + cmpeq r2, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, asr r3 │ │ │ │ │ cmpeq r2, r0, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adceq r5, lr, r8, asr #1 │ │ │ │ │ cmpeq r4, r8, ror r5 │ │ │ │ │ - cmpeq r2, r0, asr #6 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - cmpeq r2, r8, asr r3 │ │ │ │ │ - cmpeq r2, r0, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #6 │ │ │ │ │ - addeq r2, r0, r8, asr r0 │ │ │ │ │ - cmpeq r2, r8, asr #25 │ │ │ │ │ - cmpeq r2, r8, lsr #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, ror #6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror r3 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror r3 │ │ │ │ │ - cmpeq r2, r0, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #7 │ │ │ │ │ - addeq r2, r0, r8, asr r0 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq fp, [r1, r8] │ │ │ │ │ - tsteq ip, r0, ror r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsl #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0152e390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152e398 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr #7 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r2, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr #7 │ │ │ │ │ cmpeq r2, r0, asr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3462174,125 +3462174,125 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, ror r5 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + ldrsheq lr, [r2, #-96] @ 0xffffffa0 │ │ │ │ │ + strdeq r0, [ip, -r8] │ │ │ │ │ + ldrdeq r5, [r0], r0 │ │ │ │ │ cmpeq r2, r8, lsr #11 │ │ │ │ │ + addeq r5, r1, r0, asr #28 │ │ │ │ │ cmpeq r2, r8, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ cmpeq r2, r8, lsr r4 │ │ │ │ │ ldrheq r8, [r1, #-32] @ 0xffffffe0 │ │ │ │ │ cmpeq r2, r0, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq lr, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r7, r8 │ │ │ │ │ cmpeq r2, r8, asr #11 │ │ │ │ │ + addeq r5, r1, r8, asr #27 │ │ │ │ │ cmpeq r2, r0, asr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlaleq ip, sp, r8, r3 │ │ │ │ │ ldrsheq r8, [r4, #-80] @ 0xffffffb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r8 │ │ │ │ │ ldrsbeq lr, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror r5 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, ror r5 │ │ │ │ │ cmpeq r2, r8, ror #11 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ ldrsheq lr, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrheq lr, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ + cmpeq r2, r0, lsl #12 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq lr, [r2, #-88] @ 0xffffffa8 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ cmpeq r2, r8, lsl #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + adcseq r0, r0, r8, lsr #30 │ │ │ │ │ cmpeq r2, r0, lsl r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ cmpeq r2, r8, lsr r6 │ │ │ │ │ cmpeq r2, r0, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r6, r8, ror sl │ │ │ │ │ cmpeq r4, r8, lsl #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r0, lsr #12 │ │ │ │ │ + cmpeq r2, r8, lsr r6 │ │ │ │ │ + addeq r5, r1, r8, ror sp │ │ │ │ │ cmpeq r2, r0, asr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r8 │ │ │ │ │ + cmpeq r2, r8, lsl r6 │ │ │ │ │ cmpeq r2, r8, asr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, asr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + strdeq r0, [ip, -r0] │ │ │ │ │ + ldrdeq r5, [r0], r0 │ │ │ │ │ cmpeq r2, r8, ror #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq sl, r0, r8, asr #2 │ │ │ │ │ cmpeq r2, r0, ror r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, ror r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r0, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + tsteq pc, r8, lsr #2 │ │ │ │ │ cmpeq r2, r0, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r8 │ │ │ │ │ cmpeq r2, r8, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0152e690 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq fp, r1, r8, lsl #13 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r0, ror #12 │ │ │ │ │ cmpeq r2, r8, lsr #13 │ │ │ │ │ + sbcseq r2, r4, r0, lsr pc │ │ │ │ │ cmpeq r2, r0, lsr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r6, r8, lsr r4 │ │ │ │ │ cmpeq r4, r0, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r2, #-96] @ 0xffffffa0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ │ + addeq sp, r2, r0, ror #24 │ │ │ │ │ cmpeq r2, r0, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r2, lr, r8, asr #26 │ │ │ │ │ cmpeq r4, r8, lsr r6 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r2, #-96] @ 0xffffffa0 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq lr, [r2, #-104] @ 0xffffff98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, ror r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq fp, r1, r8, lsl #15 │ │ │ │ │ cmpeq r2, r0, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq ip, r1, r0, lsr #17 │ │ │ │ │ cmpeq r2, r8, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq lr, [r2, #-96] @ 0xffffffa0 │ │ │ │ │ + cmpeq r2, r8, asr r6 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0152e690 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [r2, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr r8 │ │ │ │ │ cmpeq r2, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r0, asr r3 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, ror r6 │ │ │ │ │ cmpeq r2, r0, lsr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr r8 │ │ │ │ │ + addeq r5, r2, r8, ror sp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, lsl #14 │ │ │ │ │ cmpeq r2, r0, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01152bb0 │ │ │ │ │ cmpeq r4, r0, asr r6 │ │ │ │ │ @ instruction: 0x0152e590 │ │ │ │ │ cmpeq r6, r8, lsr r2 @ │ │ │ │ │ cmpeq r2, r8, asr #14 │ │ │ │ │ @@ -3462370,95 +3462370,95 @@ │ │ │ │ │ cmpeq r2, r8, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq lr, r8, r0, r8 │ │ │ │ │ cmpeq r4, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsl #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, asr r9 │ │ │ │ │ cmpeq r2, r8, lsl #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0152e890 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r0, lsl #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0152e898 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x00825cb0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r7, r0, lsl #1 │ │ │ │ │ cmpeq r2, r8, lsr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r8, asr r0 │ │ │ │ │ ldrheq lr, [r2, #-128] @ 0xffffff80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq lr, [r2, #-136] @ 0xffffff78 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsl #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x0152e890 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, lsl r9 │ │ │ │ │ cmpeq r2, r8, asr #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r7, r1, r8, lsr r2 │ │ │ │ │ cmpeq r2, r0, ror #17 │ │ │ │ │ + cmpeq r7, r8, asr r0 │ │ │ │ │ ldrsbeq lr, [r2, #-136] @ 0xffffff78 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, lsl #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, ror #17 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + addeq r4, r2, r8, asr #27 │ │ │ │ │ ldrsheq lr, [r2, #-128] @ 0xffffff80 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq lr, [r2, #-136] @ 0xffffff78 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r0, asr #28 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r7, r8, lsr #1 │ │ │ │ │ cmpeq r2, r0, lsl #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r8 │ │ │ │ │ cmpeq r2, r8, lsl #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r1, r3, r8, lsr #31 │ │ │ │ │ cmpeq r2, r0, lsl r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, ror #17 │ │ │ │ │ cmpeq r2, r0, lsr #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsr #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + sbcseq r2, r4, r0, lsr pc │ │ │ │ │ + cmpeq r2, r8, lsl r7 │ │ │ │ │ + ldrsheq lr, [r2, #-136] @ 0xffffff78 │ │ │ │ │ cmpeq r2, r0, lsr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r8, asr pc │ │ │ │ │ cmpeq r2, r8, lsr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r0, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, asr r6 │ │ │ │ │ cmpeq r2, r8, asr #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq ip, r1, r8, ror r8 │ │ │ │ │ cmpeq r2, r0, asr r9 │ │ │ │ │ + ldrheq lr, [r2, #-136] @ 0xffffff78 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, asr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152eb90 │ │ │ │ │ cmpeq r2, r8, ror #18 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r8 │ │ │ │ │ + ldrsbeq lr, [r2, #-96] @ 0xffffffa0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, ror r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x008034b8 │ │ │ │ │ cmpeq r2, r0, lsl #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, ror #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r7, r8, asr r0 │ │ │ │ │ cmpeq r2, r0, lsr sl │ │ │ │ │ + addeq r5, r1, r8, asr pc │ │ │ │ │ @ instruction: 0x0152e998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ │ cmpeq r4, r8, asr #13 │ │ │ │ │ cmpeq r2, r8, lsr r7 │ │ │ │ │ @ instruction: 0x011a2cb0 │ │ │ │ │ ldrheq lr, [r2, #-144] @ 0xffffff70 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq lr, [r2, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq r4, r8, asr #13 │ │ │ │ │ cmpeq r2, r0, asr #19 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ ldrsbeq lr, [r2, #-144] @ 0xffffff70 │ │ │ │ │ cmpeq r2, r8, asr #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ ldrsbeq lr, [r2, #-152] @ 0xffffff68 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ cmpeq r2, r0, ror #19 │ │ │ │ │ @@ -3462479,88 +3462479,88 @@ │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ cmpeq r2, r0, lsr #20 │ │ │ │ │ andle r0, r0, r4, rrx │ │ │ │ │ cmpeq r2, r8, lsr #20 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq lr, r8, lsr #12 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r0, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r0, ror r9 │ │ │ │ │ cmpeq r2, r8, asr #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r8, lsr #1 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r8, lsl #19 │ │ │ │ │ cmpeq r2, r8, asr sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r8, asr #27 │ │ │ │ │ + cmpeq r2, r0, asr #20 │ │ │ │ │ + cmpeq r2, r0, asr #18 │ │ │ │ │ cmpeq r2, r8, ror #20 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r7, r1, r0, lsr #7 │ │ │ │ │ cmpeq r2, r0, ror sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, ror sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr #17 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r0, asr sl │ │ │ │ │ cmpeq r2, r0, lsl #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ cmpeq r2, r8, lsl #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ + cmpeq r7, r0, lsr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r2, r0, ror #20 │ │ │ │ │ @ instruction: 0x0152ea98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, ror #13 │ │ │ │ │ cmpeq r2, r0, lsr #19 │ │ │ │ │ sbceq r9, r3, r0, lsl #16 │ │ │ │ │ ldrheq lr, [r2, #-160] @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, ror #13 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ cmpeq r2, r0, asr #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + ldrheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ ldrsbeq lr, [r2, #-160] @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq ip, ip, r8, sp @ │ │ │ │ │ ldrsheq r8, [r4, #-104] @ 0xffffff98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror #21 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ + cmpeq r2, r0, asr #21 │ │ │ │ │ + addeq r5, r1, r0, lsr #27 │ │ │ │ │ + ldrsbeq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ + cmpeq r7, r0, lsr r0 │ │ │ │ │ ldrsheq lr, [r2, #-160] @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ umlalseq r7, r1, r8, r5 │ │ │ │ │ cmpeq r4, r0, lsl r7 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, asr r6 │ │ │ │ │ + cmpeq r2, r0, ror #21 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsl #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r8, asr r0 │ │ │ │ │ + cmpeq r2, r8, ror #7 │ │ │ │ │ cmpeq r2, r8, lsl #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsl fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r0, lsl #1 │ │ │ │ │ + cmpeq r2, r0, lsl fp │ │ │ │ │ cmpeq r2, r0, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + andeq r1, r0, r1, lsl #24 │ │ │ │ │ + cmpeq r2, r8, lsr fp │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsr fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r1, r8, ror sp │ │ │ │ │ cmpeq r2, r0, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r7, r8, lsr #1 │ │ │ │ │ + ldrsheq lr, [r2, #-168] @ 0xffffff58 │ │ │ │ │ cmpeq r2, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, asr fp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0152eb90 │ │ │ │ │ cmpeq r2, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, sp, r8, lsl #18 │ │ │ │ │ cmpeq r4, r8, lsr #14 │ │ │ │ │ cmpeq r2, r0, lsr #21 │ │ │ │ │ rscseq r8, fp, r0, asr #3 │ │ │ │ │ cmpeq r2, r8, ror fp │ │ │ │ │ @@ -3462568,80 +3462568,80 @@ │ │ │ │ │ cmpeq r2, r0, lsl #23 │ │ │ │ │ cmpeq r4, r8, lsr #14 │ │ │ │ │ cmpeq r2, r8, lsl #23 │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r6, fp, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0152eb98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r0, lsr ip │ │ │ │ │ ldrheq lr, [r2, #-176] @ 0xffffff50 │ │ │ │ │ + addeq r7, r1, r0, ror r1 │ │ │ │ │ cmpeq r2, r8, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r3, [r2], r8 │ │ │ │ │ + ldrsbteq r3, [r2], r8 │ │ │ │ │ cmpeq r4, r0, asr #14 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrheq lr, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + sbcseq r2, r4, r0, lsr pc │ │ │ │ │ cmpeq r2, r0, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r2, r0, lsl #26 │ │ │ │ │ cmpeq r2, r8, asr #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq sl, r0, r8, lsl lr │ │ │ │ │ ldrsbeq lr, [r2, #-176] @ 0xffffff50 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152eb98 │ │ │ │ │ ldrsbeq lr, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r5, r2, r8, lsr #26 │ │ │ │ │ + cmpeq r2, r8, lsl r7 │ │ │ │ │ + ldrsheq lr, [r2, #-136] @ 0xffffff78 │ │ │ │ │ cmpeq r2, r8, ror #23 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r0, ror r1 │ │ │ │ │ ldrsheq lr, [r2, #-176] @ 0xffffff50 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + ldrheq lr, [r2, #-184] @ 0xffffff48 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + @ instruction: 0x00825cb0 │ │ │ │ │ + addeq pc, r2, r8, lsr #28 │ │ │ │ │ + cmpeq r2, r0, ror #23 │ │ │ │ │ ldrsheq lr, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r7, r0, r0, lsl ip │ │ │ │ │ + cmpeq r2, r0, lsl ip │ │ │ │ │ + addeq r5, r2, r0, lsr #27 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsl ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r8, lsl ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsr ip │ │ │ │ │ + addeq r7, r1, r8, ror r3 │ │ │ │ │ + cmpeq r2, r0, asr r9 │ │ │ │ │ + cmpeq r2, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x0152ec98 │ │ │ │ │ + cmpeq r2, r0, lsl #18 │ │ │ │ │ + cmpeq r2, r0, asr fp │ │ │ │ │ cmpeq r2, r8, asr #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, asr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsr #22 │ │ │ │ │ cmpeq r2, r8, asr ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r8, asr r0 │ │ │ │ │ + cmpeq r2, r0, lsl #13 │ │ │ │ │ + cmpeq r2, r0, asr fp │ │ │ │ │ cmpeq r2, r8, ror #24 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, ror ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + cmpeq r2, r8, lsr #22 │ │ │ │ │ cmpeq r2, r8, ror ip │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r2, r0, lsl #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r2, r0, r8, asr r0 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + strdeq fp, [r1, r8] │ │ │ │ │ + tsteq ip, r8, ror #6 │ │ │ │ │ cmpeq r2, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0152ec90 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x0152ec98 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r2, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r2, #-200] @ 0xffffff38 │ │ │ │ │ @@ -3462725,15 +3462725,15 @@ │ │ │ │ │ ldrsheq lr, [r2, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [r2, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsl lr │ │ │ │ │ cmpeq r2, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r0, ror r1 @ │ │ │ │ │ + adceq r6, pc, r0, lsl #2 │ │ │ │ │ cmpeq r4, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r2, r8, lsr #28 │ │ │ │ │ @@ -3464467,15 +3464467,15 @@ │ │ │ │ │ cmpeq r3, r0, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r3, r8, lsr r9 │ │ │ │ │ ldrheq r8, [r4, #-144] @ 0xffffff70 │ │ │ │ │ cmpeq r3, r0, asr #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r3, r8, asr #18 │ │ │ │ │ - adcseq r9, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq r9, [pc], r8 │ │ │ │ │ cmpeq r3, r0, asr r9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r3, r8, asr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r3, r0, ror #18 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r3, r8, ror r9 │ │ │ │ │ @@ -3464525,15 +3464525,15 @@ │ │ │ │ │ cmpeq r3, r8, lsl sl │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r3, r0, lsr sl │ │ │ │ │ cmpeq r3, r0, lsr #20 │ │ │ │ │ cmpeq r3, r8, lsr #20 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq r9, [pc], r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #22 │ │ │ │ │ cmpeq r3, r0, asr #20 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3464682,15 +3464682,15 @@ │ │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01530c90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #25 │ │ │ │ │ cmpeq r3, r0, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r8, lsl #8 │ │ │ │ │ + adceq r5, pc, r0, asr #8 │ │ │ │ │ cmpeq r4, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r3, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r3, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #25 │ │ │ │ │ @@ -3464790,15 +3464790,15 @@ │ │ │ │ │ ldrsbeq r8, [r4, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr lr │ │ │ │ │ cmpeq r3, r0, asr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r6, [r5], r0 │ │ │ │ │ + adcseq r6, r5, r0, asr #31 │ │ │ │ │ cmpeq r4, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror lr │ │ │ │ │ cmpeq r3, r0, ror lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3464992,15 +3464992,15 @@ │ │ │ │ │ ldrsbeq r8, [r4, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl #3 │ │ │ │ │ cmpeq r3, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r0, ror sl │ │ │ │ │ + strdeq r4, [lr], r8 @ │ │ │ │ │ ldrsheq r8, [r4, #-176] @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01531190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01531198 │ │ │ │ │ @@ -3465044,15 +3465044,15 @@ │ │ │ │ │ cmpeq r3, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr r2 │ │ │ │ │ cmpeq r3, r8, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, lsl #24 │ │ │ │ │ + adcseq sp, r5, r8, lsr ip │ │ │ │ │ cmpeq r4, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r2 │ │ │ │ │ cmpeq r3, r8, ror #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3465121,15 +3465121,15 @@ │ │ │ │ │ cmpeq r3, r8, ror #6 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ cmpeq r3, r0, ror r3 │ │ │ │ │ sbceq pc, r0, r8, lsl #5 │ │ │ │ │ cmpeq r3, r8, ror r3 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ cmpeq r3, r0, lsl #7 │ │ │ │ │ - sbceq r2, r0, r0, lsl ip │ │ │ │ │ + sbceq r2, r0, r8, lsr ip │ │ │ │ │ cmpeq r3, r8, lsl #7 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ @ instruction: 0x01531390 │ │ │ │ │ sbceq lr, r0, r0, lsl r7 │ │ │ │ │ @ instruction: 0x01531398 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3465162,15 +3465162,15 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r3, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, lsl #21 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsr r8 @ │ │ │ │ │ - adcseq r3, r0, r8, lsl fp │ │ │ │ │ + adcseq r3, r0, r8, ror #21 │ │ │ │ │ cmpeq r4, r8, ror #24 │ │ │ │ │ cmpeq r3, r0, lsl r4 │ │ │ │ │ cmpeq r2, r0, lsr #21 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r0, lsr r8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #8 │ │ │ │ │ @@ -3465343,15 +3465343,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl r8 │ │ │ │ │ cmpeq r3, r8, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ │ ldrsheq r8, [r4, #-200] @ 0xffffff38 │ │ │ │ │ cmpeq r3, r8, asr #12 │ │ │ │ │ - sbceq r9, r0, r8, lsr r2 │ │ │ │ │ + sbceq r9, r0, r0, lsl r2 │ │ │ │ │ cmpeq r3, r0, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r3, r8, lsl #14 │ │ │ │ │ ldrsheq r8, [r4, #-200] @ 0xffffff38 │ │ │ │ │ cmpeq r3, r0, lsl r7 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ cmpeq r3, r8, lsl r7 │ │ │ │ │ @@ -3465371,15 +3465371,15 @@ │ │ │ │ │ cmpeq r3, r0, asr r7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r3, r8, lsl #16 │ │ │ │ │ cmpeq r3, r8, asr r7 │ │ │ │ │ cmpeq r3, r0, ror #14 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r3, r8, ror #14 │ │ │ │ │ - sbceq r9, r0, r8, lsr r2 │ │ │ │ │ + sbceq r9, r0, r0, lsl r2 │ │ │ │ │ ldrheq r1, [r3, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq r3, r0, ror r7 │ │ │ │ │ cmpeq r3, r8, ror r7 │ │ │ │ │ ldrsbteq r9, [sl], #240 @ 0xf0 │ │ │ │ │ cmpeq r3, r0, lsl #15 │ │ │ │ │ rscseq ip, sl, r8 │ │ │ │ │ cmpeq r3, r8, lsl #15 │ │ │ │ │ @@ -3465502,15 +3465502,15 @@ │ │ │ │ │ cmpeq r4, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r9 │ │ │ │ │ cmpeq r3, r0, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r5, r8, asr lr │ │ │ │ │ + adcseq sl, r5, r8, lsl #29 │ │ │ │ │ cmpeq r4, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01531990 │ │ │ │ │ @@ -3466000,15 +3466000,15 @@ │ │ │ │ │ cmpeq r4, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #2 │ │ │ │ │ cmpeq r3, r8, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, sp, r8, lsr fp │ │ │ │ │ + adceq fp, sp, r0, asr sl │ │ │ │ │ ldrsbeq r8, [r4, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #2 │ │ │ │ │ cmpeq r3, r8, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3466140,15 +3466140,15 @@ │ │ │ │ │ tsteq r2, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror r3 │ │ │ │ │ cmpeq r3, r8, ror #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r0, ror r9 @ │ │ │ │ │ + ldrdeq ip, [pc], r0 @ │ │ │ │ │ cmpeq r4, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [r3, #-56] @ 0xffffffc8 │ │ │ │ │ cmpeq r3, r8, lsl #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3466486,15 +3466486,15 @@ │ │ │ │ │ ldrheq r2, [r3, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r2, [r3, #-136] @ 0xffffff78 │ │ │ │ │ ldrsbeq r2, [r3, #-128] @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r6, [r6], r8 │ │ │ │ │ + adcseq r6, r6, r8, lsr #3 │ │ │ │ │ ldrsheq sl, [r4, #-8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r2, [r3, #-128] @ 0xffffff80 │ │ │ │ │ @@ -3466648,15 +3466648,15 @@ │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #22 │ │ │ │ │ cmpeq r3, r8, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, ror #9 │ │ │ │ │ + strhteq ip, [pc], r8 │ │ │ │ │ cmpeq r4, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror fp │ │ │ │ │ @@ -3466828,15 +3466828,15 @@ │ │ │ │ │ cmpeq r3, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr lr │ │ │ │ │ cmpeq r3, r8, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r4, r8, ror #11 │ │ │ │ │ + adcseq pc, r4, r0, ror #13 │ │ │ │ │ cmpeq r4, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr lr │ │ │ │ │ cmpeq r3, r8, asr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3467501,15 +3467501,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r6, r2, r8, ror #23 │ │ │ │ │ ldrdeq r0, [fp, #-101] @ 0xffffff9b │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrdeq lr, [r1], #120 @ 0x78 │ │ │ │ │ + sbceq lr, r1, r8, lsr #16 │ │ │ │ │ cmpeq fp, sp, lsr r5 │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq ip, r2, r8, lsl #20 │ │ │ │ │ strheq r0, [fp, #-69] @ 0xffffffbb │ │ │ │ │ @@ -3467577,21 +3467577,21 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r5, r2, r0, ror #14 │ │ │ │ │ smlalbteq pc, sl, r5, pc @ │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ + sbceq r6, r2, r8, lsl #15 │ │ │ │ │ cmpeq sl, sp, lsr pc @ │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r5, r2, r8, lsl #5 │ │ │ │ │ + sbceq r5, r2, r0, ror #4 │ │ │ │ │ cmpeq sl, r1, lsr #28 @ │ │ │ │ │ ldrsbeq r3, [r3, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq r8, r2, r0, asr #3 │ │ │ │ │ cmpeq sl, r1, lsr #24 @ │ │ │ │ │ @@ -3468115,15 +3468115,15 @@ │ │ │ │ │ cmpeq r3, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #4 │ │ │ │ │ cmpeq r3, r8, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, ip, r8, asr #18 │ │ │ │ │ + adceq ip, ip, r8, ror #18 │ │ │ │ │ cmpeq r4, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl #5 │ │ │ │ │ cmpeq r3, r8, ror r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3468573,15 +3468573,15 @@ │ │ │ │ │ cmpeq r3, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #19 │ │ │ │ │ cmpeq r3, r0, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, lsl #21 │ │ │ │ │ + adcseq lr, r5, r0, asr sl │ │ │ │ │ cmpeq r4, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01534990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01534998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #19 │ │ │ │ │ @@ -3468685,15 +3468685,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #22 │ │ │ │ │ cmpeq r3, r0, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq pc, [r5], r8 @ │ │ │ │ │ + adcseq pc, r5, r8, lsl #28 │ │ │ │ │ cmpeq r4, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #22 │ │ │ │ │ @@ -3468867,15 +3468867,15 @@ │ │ │ │ │ cmpeq r3, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #28 │ │ │ │ │ cmpeq r3, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ - adcseq r6, r0, r8, asr r8 │ │ │ │ │ + ldrhteq r6, [r0], r8 │ │ │ │ │ cmpeq r4, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #28 │ │ │ │ │ cmpeq r3, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3470013,15 +3470013,15 @@ │ │ │ │ │ addeq r1, r1, r8 │ │ │ │ │ cmpeq r3, r8 │ │ │ │ │ ldrsheq r5, [r3, #-240] @ 0xffffff10 │ │ │ │ │ ldrsheq r5, [r3, #-248] @ 0xffffff08 │ │ │ │ │ smlaleq r4, r7, r0, lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r6, r8, r8, ror #3 │ │ │ │ │ - adcseq r8, r6, r0, lsl #23 │ │ │ │ │ + adcseq r0, r6, r0, lsl #23 │ │ │ │ │ cmpeq r3, r0 │ │ │ │ │ cmpeq r3, r0, lsr #32 │ │ │ │ │ cmpeq r3, r0, lsl r0 │ │ │ │ │ cmpeq r3, r8, lsl r0 │ │ │ │ │ sbceq fp, r1, r8, ror #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r8, asr #1 │ │ │ │ │ @@ -3470914,17 +3470914,17 @@ │ │ │ │ │ cmpeq r3, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r8, r6, r4 │ │ │ │ │ cmpeq r4, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r8, lsl lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #28 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3471037,21 +3471037,21 @@ │ │ │ │ │ cmpeq r3, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r3, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r3, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8 │ │ │ │ │ - rsbeq r0, r9, r0, lsl #23 │ │ │ │ │ + rsbeq r8, r9, r0, lsl #23 │ │ │ │ │ cmpeq r3, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #32 │ │ │ │ │ cmpeq r3, r8, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, asr #15 │ │ │ │ │ + ldrshteq fp, [r5], r0 │ │ │ │ │ ldrheq sl, [r4, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr r0 │ │ │ │ │ @@ -3471162,57 +3471162,57 @@ │ │ │ │ │ cmpeq r3, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r3, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r0, lsr #5 │ │ │ │ │ + ldrsheq r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #216, 10 @ 0x36000000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #192, 10 @ 0x30000000 │ │ │ │ │ - cmpeq r3, r0, lsr r2 │ │ │ │ │ - addeq r5, r2, r8, asr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r8, lsl #4 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r0, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r8, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #4 │ │ │ │ │ - addeq r7, r1, r8, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #4 │ │ │ │ │ - addeq ip, r0, r0, asr #23 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #8, 12 @ 0x800000 │ │ │ │ │ - cmpeq r3, r0, ror r2 │ │ │ │ │ - cmpeq r3, r8, lsl r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r0, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r8, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #4 │ │ │ │ │ - addeq r7, r1, r8, lsr r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr r2 │ │ │ │ │ - rscseq r9, sl, r8, lsr #26 │ │ │ │ │ cmpeq r3, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, fp, r8, asr r1 │ │ │ │ │ cmpeq r4, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #4 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #4 │ │ │ │ │ - sbceq r7, r3, r0, lsr sl │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #32, 12 @ 0x2000000 │ │ │ │ │ - cmpeq r3, r8, lsl #5 │ │ │ │ │ - cmpeq r3, r8, lsr r2 │ │ │ │ │ - cmpeq r3, r0, lsl #5 │ │ │ │ │ - addeq r7, r1, r8, lsr ip │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - eoreq r2, r5, #56, 12 @ 0x3800000 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r0, ror r2 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r2 │ │ │ │ │ - cmpeq r3, r0, lsr r2 │ │ │ │ │ - ldrsbteq sl, [sp], r0 │ │ │ │ │ - cmpeq r3, r0, lsr r2 │ │ │ │ │ - ldrdeq r5, [r0], r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r0, lsl #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r8, lsl #5 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01537290 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01537298 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmpeq r3, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3471634,17 +3471634,17 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r8, asr r9 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3471661,15 +3471661,15 @@ │ │ │ │ │ ldrsheq sl, [r4, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r3, #-144] @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #19 │ │ │ │ │ cmpeq r3, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, lsr #24 │ │ │ │ │ + adcseq r0, r6, r0, asr ip │ │ │ │ │ cmpeq r4, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r3, #-144] @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r3, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #19 │ │ │ │ │ @@ -3471862,57 +3471862,57 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r3, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r3, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r8, ror #25 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01537d90 │ │ │ │ │ ldrsheq r7, [r3, #-192] @ 0xffffff40 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r7, [r3, #-200] @ 0xffffff38 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r8, lsl #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r5, #240, 10 @ 0x3c000000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r5, #216, 10 @ 0x36000000 │ │ │ │ │ + cmpeq r3, r0, lsr #26 │ │ │ │ │ + addeq r5, r2, r8, asr r0 │ │ │ │ │ cmpeq r3, r0, lsl sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r7, r1, r8, lsr r2 │ │ │ │ │ cmpeq r3, r8, lsl sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r0, lsr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r8, lsr sp │ │ │ │ │ + addeq ip, r0, r0, asr #23 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r5, #32, 12 @ 0x2000000 │ │ │ │ │ + cmpeq r3, r0, ror #26 │ │ │ │ │ + cmpeq r3, r8, lsl #26 │ │ │ │ │ cmpeq r3, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq pc, r1, r8, asr #12 │ │ │ │ │ cmpeq r4, r0, lsl #19 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + addeq r7, r1, r8, lsr r2 │ │ │ │ │ cmpeq r3, r8, asr #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + rscseq r9, sl, r8, lsr #26 │ │ │ │ │ cmpeq r3, r0, asr sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, asr sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r0, ror #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r8, ror #26 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r0, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ + sbceq r7, r3, r0, lsr sl │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r5, #56, 12 @ 0x3800000 │ │ │ │ │ cmpeq r3, r8, ror sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r0, lsl #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmpeq r3, r8, lsl #27 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01537d90 │ │ │ │ │ + cmpeq r3, r8, lsr sp │ │ │ │ │ + cmpeq r3, r0, ror sp │ │ │ │ │ + addeq r7, r1, r8, lsr ip │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + eoreq r2, r5, #80, 12 @ 0x5000000 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + cmpeq r3, r8, ror #26 │ │ │ │ │ + cmpeq r3, r0, lsr #26 │ │ │ │ │ + ldrsbteq sl, [sp], r0 │ │ │ │ │ + cmpeq r3, r0, lsr #26 │ │ │ │ │ + ldrdeq r5, [r0], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #27 │ │ │ │ │ cmpeq r3, r0, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x0154a998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3471985,15 +3471985,15 @@ │ │ │ │ │ ldrheq r7, [r3, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r3, #-232] @ 0xffffff18 │ │ │ │ │ ldrsbeq r7, [r3, #-224] @ 0xffffff20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq fp, [sp], r0 @ │ │ │ │ │ + adceq fp, sp, r8, lsr fp │ │ │ │ │ cmpeq r4, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [r3, #-224] @ 0xffffff20 │ │ │ │ │ @@ -3472131,15 +3472131,15 @@ │ │ │ │ │ cmpeq r3, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #2 │ │ │ │ │ cmpeq r3, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, ror #12 │ │ │ │ │ + adcseq r6, r0, r8, asr #13 │ │ │ │ │ cmpeq r4, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr r1 │ │ │ │ │ @@ -3472365,15 +3472365,15 @@ │ │ │ │ │ ldrheq sl, [r4, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r3, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #9 │ │ │ │ │ cmpeq r3, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r5, r0, lsr r3 │ │ │ │ │ + adcseq r6, r5, r0, ror #6 │ │ │ │ │ cmpeq r4, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [r3, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [r3, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #9 │ │ │ │ │ @@ -3472675,18 +3472675,18 @@ │ │ │ │ │ cmpeq r4, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [r3, #-144] @ 0xffffff70 │ │ │ │ │ @ instruction: 0x01538998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, asr r9 │ │ │ │ │ + adcseq r9, r5, r0, lsr #18 │ │ │ │ │ cmpeq r4, r8, lsr ip │ │ │ │ │ cmpeq r3, r8, lsr #17 │ │ │ │ │ - sbceq r2, r2, r8, asr #2 │ │ │ │ │ + sbceq r2, r2, r0, lsr #2 │ │ │ │ │ ldrheq r8, [r3, #-144] @ 0xffffff70 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq r8, [r3, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq r4, r8, lsr ip │ │ │ │ │ cmpeq r3, r0, asr #19 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ cmpeq r3, r8, asr #19 │ │ │ │ │ @@ -3472876,15 +3472876,15 @@ │ │ │ │ │ cmpeq r3, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq r8, [r3, #-192] @ 0xffffff40 │ │ │ │ │ cmpeq r4, r0, ror #25 │ │ │ │ │ ldrheq r8, [r3, #-200] @ 0xffffff38 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r3, r0, asr #25 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ cmpeq r3, r8, asr #25 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsbeq r8, [r3, #-192] @ 0xffffff40 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbeq r8, [r3, #-200] @ 0xffffff38 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r3, r8, ror #25 │ │ │ │ │ @@ -3472932,15 +3472932,15 @@ │ │ │ │ │ cmpeq r3, r8, lsl #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r3, r0, lsr #27 │ │ │ │ │ @ instruction: 0x01538d90 │ │ │ │ │ @ instruction: 0x01538d98 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq fp, r2, r0, r9 │ │ │ │ │ + sbceq fp, r2, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, ror #3 │ │ │ │ │ ldrheq r8, [r3, #-208] @ 0xffffff30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3473171,23 +3473171,23 @@ │ │ │ │ │ cmpeq r4, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #2 │ │ │ │ │ cmpeq r3, r8, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r2, r0, lsl #2 │ │ │ │ │ + adcseq r4, r2, r0, ror #1 │ │ │ │ │ cmpeq r4, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl #3 │ │ │ │ │ cmpeq r3, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r1, lr, r0, lsr r9 │ │ │ │ │ + umlaleq r1, lr, r0, r9 │ │ │ │ │ ldrheq sl, [r4, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01539190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01539198 │ │ │ │ │ @@ -3473567,15 +3473567,15 @@ │ │ │ │ │ cmpeq r6, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01539790 │ │ │ │ │ cmpeq r3, r8, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r6, r0, asr #3 │ │ │ │ │ + adcseq r3, r6, r0, lsl #5 │ │ │ │ │ ldrsbeq r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01539798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [r3, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq r3, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3473631,15 +3473631,15 @@ │ │ │ │ │ cmpeq r3, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01539890 │ │ │ │ │ cmpeq r3, r8, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r0, r0, r8, ip @ │ │ │ │ │ + adcseq r0, r0, r8, asr #25 │ │ │ │ │ cmpeq r6, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01539898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #17 │ │ │ │ │ @@ -3473985,15 +3473985,15 @@ │ │ │ │ │ rscseq r3, fp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl lr │ │ │ │ │ cmpeq r3, r0, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r2, r0, lsl #11 │ │ │ │ │ + adcseq r2, r2, r0, lsr #11 │ │ │ │ │ cmpeq r6, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr lr │ │ │ │ │ cmpeq r3, r0, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3475224,15 +3475224,15 @@ │ │ │ │ │ cmpeq r3, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror r1 │ │ │ │ │ cmpeq r3, r0, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r8, lsl #20 │ │ │ │ │ + adcseq r0, r0, r0, asr #19 │ │ │ │ │ cmpeq r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0153b198 │ │ │ │ │ @ instruction: 0x0153b190 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3476641,15 +3476641,15 @@ │ │ │ │ │ cmpeq r3, r0, lsl #15 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ @ instruction: 0x0153c790 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ @ instruction: 0x0153c798 │ │ │ │ │ - sbceq r1, r3, r8, asr pc │ │ │ │ │ + sbceq r1, r3, r0, lsr pc │ │ │ │ │ cmpeq r3, r0, lsr #15 │ │ │ │ │ sbcseq r8, r4, r0, lsl #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, lsr #15 │ │ │ │ │ ldrheq ip, [r3, #-112] @ 0xffffff90 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ ldrheq ip, [r3, #-120] @ 0xffffff88 │ │ │ │ │ @@ -3476904,15 +3476904,15 @@ │ │ │ │ │ cmpeq r3, r8, asr #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r3, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r3, #-184] @ 0xffffff48 │ │ │ │ │ ldrheq ip, [r3, #-176] @ 0xffffff50 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, lsr #3 │ │ │ │ │ + adcseq r8, r5, r0, asr #2 │ │ │ │ │ cmpeq r7, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [r3, #-176] @ 0xffffff50 │ │ │ │ │ @@ -3477154,15 +3477154,15 @@ │ │ │ │ │ cmpeq r7, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #31 │ │ │ │ │ @ instruction: 0x0153cf98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r5, r8, lsl #26 │ │ │ │ │ + ldrsbteq sl, [r5], r8 │ │ │ │ │ cmpeq r7, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r3, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [r3, #-248] @ 0xffffff08 │ │ │ │ │ @@ -3478920,15 +3478920,15 @@ │ │ │ │ │ @ instruction: 0x0153ea90 │ │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ │ cmpeq r3, r8, lsr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r3, r0, lsr fp │ │ │ │ │ cmpeq r7, r8, lsl #6 │ │ │ │ │ cmpeq r3, r8, lsr fp │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmpeq r3, r8, asr #22 │ │ │ │ │ cmpeq r3, r0, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r7, [r3], #240 @ 0xf0 │ │ │ │ │ cmpeq r3, r0, asr fp │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ cmpeq r3, r8, asr fp │ │ │ │ │ @@ -3479087,15 +3479087,15 @@ │ │ │ │ │ cmpeq r7, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r3, #-216] @ 0xffffff28 │ │ │ │ │ ldrsbeq lr, [r3, #-208] @ 0xffffff30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r0, r8, asr #7 │ │ │ │ │ + umlalseq r3, r0, r8, r3 │ │ │ │ │ cmpeq r7, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [r3, #-208] @ 0xffffff30 │ │ │ │ │ @@ -3479401,15 +3479401,15 @@ │ │ │ │ │ cmpeq r7, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #5 @ │ │ │ │ │ ldrheq pc, [r3, #-40] @ 0xffffffd8 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r8, asr #17 │ │ │ │ │ + adcseq r0, r0, r8, lsl #17 │ │ │ │ │ cmpeq r7, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [r3, #-32] @ 0xffffffe0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [r3, #-40] @ 0xffffffd8 @ │ │ │ │ │ @@ -3479437,15 +3479437,15 @@ │ │ │ │ │ cmpeq r7, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr r3 @ │ │ │ │ │ cmpeq r3, r8, asr #6 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r8, asr #13 │ │ │ │ │ + adcseq r6, r0, r0, ror #12 │ │ │ │ │ cmpeq r7, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, ror #6 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, ror #6 @ │ │ │ │ │ @@ -3479813,15 +3479813,15 @@ │ │ │ │ │ cmpeq r3, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr r9 @ │ │ │ │ │ andle r0, r0, r2 │ │ │ │ │ cmpeq r2, r0, lsl #26 │ │ │ │ │ cmpeq r3, r8, lsr #18 @ │ │ │ │ │ addeq r3, r0, r0, asr #28 │ │ │ │ │ - ldrshteq r4, [r5], r0 │ │ │ │ │ + ldrsbteq r4, [r5], r0 │ │ │ │ │ cmpeq r3, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, asr #18 @ │ │ │ │ │ @@ -3479960,15 +3479960,15 @@ │ │ │ │ │ cmpeq r3, r0, ror #22 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r3, r8, ror #22 @ │ │ │ │ │ cmpeq r7, r8, lsl #12 │ │ │ │ │ cmpeq r3, r0, ror fp @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r3, r8, ror fp @ │ │ │ │ │ - smulleq r5, r2, r0, r9 │ │ │ │ │ + sbceq r5, r2, r8, ror #18 │ │ │ │ │ cmpeq r3, r0, lsl #23 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r3, r8, lsl #23 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0153fb90 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r3, r0, lsr #23 @ │ │ │ │ │ @@ -3480016,15 +3480016,15 @@ │ │ │ │ │ cmpeq r3, r0, asr #24 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r3, r8, asr ip @ │ │ │ │ │ cmpeq r3, r8, asr #24 @ │ │ │ │ │ cmpeq r3, r0, asr ip @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r5, r2, r0, r9 │ │ │ │ │ + sbceq r5, r2, r8, ror #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #16 │ │ │ │ │ cmpeq r3, r8, ror #24 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3480065,15 +3480065,15 @@ │ │ │ │ │ cmpeq r7, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsl #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, lsr #26 @ │ │ │ │ │ cmpeq r3, r8, lsl sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r8, ror #21 │ │ │ │ │ + adcseq r5, r0, r8, ror sl │ │ │ │ │ cmpeq r7, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r8, lsr #26 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r3, r0, asr #26 @ │ │ │ │ │ cmpeq r3, r8, lsr sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3480458,27 +3480458,27 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq lr, sl, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq sl, ip, r8, ror #8 │ │ │ │ │ + ldrshteq sl, [ip], r0 │ │ │ │ │ smlaltteq r6, fp, r1, r3 │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrshteq sp, [pc], r8 │ │ │ │ │ smlaltbeq r6, fp, r5, r0 │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, fp, r8, asr pc │ │ │ │ │ + adcseq r9, fp, r0, lsr pc │ │ │ │ │ cmpeq fp, r5, lsl #4 │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ ldrsbteq r9, [fp], r8 │ │ │ │ │ ldrdeq r6, [fp, #-33] @ 0xffffffdf │ │ │ │ │ @@ -3480488,15 +3480488,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ adcseq r9, fp, r8, asr #22 │ │ │ │ │ cmpeq fp, r9, lsr r1 │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - ldrsbteq r9, [pc], r0 │ │ │ │ │ + adcseq r9, pc, r8, lsr #31 │ │ │ │ │ strdeq r5, [fp, #-241] @ 0xffffff0f │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3480518,15 +3480518,15 @@ │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq r1, [r1], #192 @ 0xc0 │ │ │ │ │ cmpeq fp, r9, lsr #26 │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq lr, r1, r8, lsl #15 │ │ │ │ │ + sbceq lr, r1, r0, lsl r7 │ │ │ │ │ smlalbteq r8, fp, r9, r9 │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ strheq fp, [r0], #112 @ 0x70 │ │ │ │ │ smlaltbeq r7, fp, r9, r8 │ │ │ │ │ @@ -3480587,15 +3480587,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq ip, fp, r8, ror #14 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ - adcseq r9, r9, r8, lsr #1 │ │ │ │ │ + adcseq r9, r9, r0, lsl #1 │ │ │ │ │ ldrdeq r5, [fp, #-205] @ 0xffffff33 │ │ │ │ │ cmpeq r3, r8, ror #15 │ │ │ │ │ andeq r0, r2, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3481672,15 +3481672,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, lsr #12 │ │ │ │ │ cmpeq r4, r0, ror #12 │ │ │ │ │ cmpeq r4, r8, lsl r6 │ │ │ │ │ cmpeq r4, r8, asr r6 │ │ │ │ │ cmpeq r2, r0, lsr #27 │ │ │ │ │ cmpeq r4, r0, asr r6 │ │ │ │ │ - ldrdeq lr, [r1], #40 @ 0x28 │ │ │ │ │ + sbceq lr, r1, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r2, r8, asr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3482283,15 +3482283,15 @@ │ │ │ │ │ cmpeq r4, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #31 │ │ │ │ │ ldrsbeq r1, [r4, #-248] @ 0xffffff08 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, lr, r0, asr #24 │ │ │ │ │ + adceq r7, lr, r8, lsr #25 │ │ │ │ │ cmpeq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r4, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r4, #-248] @ 0xffffff08 │ │ │ │ │ @@ -3482996,15 +3482996,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1 │ │ │ │ │ - strdeq r4, [r4, #-152]! @ 0xffffff68 │ │ │ │ │ + cmneq r4, r0, lsl sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq pc, r0, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ │ addeq r1, r0, r0, lsl r5 │ │ │ │ │ @@ -3483680,15 +3483680,15 @@ │ │ │ │ │ cmpeq r4, r0, lsr #11 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ cmpeq r4, r8, lsr #11 │ │ │ │ │ @ instruction: 0x0140bb98 │ │ │ │ │ ldrheq r3, [r4, #-80] @ 0xffffffb0 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrheq r3, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ - sbceq r9, r1, r8, lsl r9 │ │ │ │ │ + sbceq r9, r1, r0, asr #18 │ │ │ │ │ cmpeq r4, r0, asr #11 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ cmpeq r4, r8, asr #11 │ │ │ │ │ sbceq r7, r1, r0, ror #4 │ │ │ │ │ ldrsbeq r3, [r4, #-80] @ 0xffffffb0 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x01543690 │ │ │ │ │ @@ -3483794,15 +3483794,15 @@ │ │ │ │ │ tsteq sp, r0, asr #14 │ │ │ │ │ cmpeq r7, r8, lsl fp │ │ │ │ │ cmpeq r4, r0, lsl #15 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r4, r8, ror r7 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, r9, r8, lsr #1 │ │ │ │ │ + adcseq r9, r9, r0, lsl #1 │ │ │ │ │ cmpeq r4, r8, lsl #15 │ │ │ │ │ cmpeq r4, r0, ror r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, lsl #1 │ │ │ │ │ cmpeq r4, r0, lsl #11 │ │ │ │ │ tsteq ip, r8, ror r3 │ │ │ │ │ cmpeq r4, r0, lsr #15 │ │ │ │ │ @@ -3483903,15 +3483903,15 @@ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, asr #12 │ │ │ │ │ cmpeq r7, r8, ror fp │ │ │ │ │ @ instruction: 0x01543790 │ │ │ │ │ strdeq fp, [r0, #-128] @ 0xffffff80 │ │ │ │ │ cmpeq r4, r0, lsr r9 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - strdeq r2, [sp], r8 @ │ │ │ │ │ + adceq r2, sp, r8, asr #1 │ │ │ │ │ ldrheq r0, [r4, #-72] @ 0xffffffb8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, ror #14 │ │ │ │ │ cmpeq r4, r8, ror r9 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ cmpeq r4, r0, asr #18 │ │ │ │ │ cmpeq r4, r0, lsr #2 │ │ │ │ │ @@ -3483960,15 +3483960,15 @@ │ │ │ │ │ cmpeq r4, r0, lsl #20 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r4, r8, ror #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r4, r0, lsl sl │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsheq r3, [r4, #-152] @ 0xffffff68 │ │ │ │ │ - adcseq r9, r9, r8, lsr #1 │ │ │ │ │ + adcseq r9, r9, r0, lsl #1 │ │ │ │ │ cmpeq r4, r0, lsr #20 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ cmpeq r4, r8, lsr #20 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlawteq pc, r0, r1, pc @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3484225,15 +3484225,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr #28 │ │ │ │ │ cmpeq r4, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, lsr #2 │ │ │ │ │ + adcseq lr, r5, r0, asr r1 │ │ │ │ │ ldrsbeq r1, [r7, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr lr │ │ │ │ │ @@ -3485104,15 +3485104,15 @@ │ │ │ │ │ cmpeq r4, r0, ror #23 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ cmpeq r4, r8, ror #23 │ │ │ │ │ sbceq r6, r1, r8, lsr #6 │ │ │ │ │ ldrsheq r4, [r4, #-176] @ 0xffffff50 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ ldrsheq r4, [r4, #-184] @ 0xffffff48 │ │ │ │ │ - sbceq r8, r1, r0, lsr r5 │ │ │ │ │ + sbceq r8, r1, r8, lsl #10 │ │ │ │ │ cmpeq r4, r0, lsl #24 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ @ instruction: 0x01544c90 │ │ │ │ │ cmpeq r4, r8, lsl #24 │ │ │ │ │ cmpeq r4, r8, lsl ip │ │ │ │ │ cmpeq r4, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3485749,15 +3485749,15 @@ │ │ │ │ │ ldrsheq r5, [r4, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsl r6 │ │ │ │ │ cmpeq r4, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r8, lsr #19 │ │ │ │ │ + adceq r3, lr, r8, ror r9 │ │ │ │ │ cmpeq r7, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #12 │ │ │ │ │ @@ -3485799,15 +3485799,15 @@ │ │ │ │ │ ldrhteq r5, [r4], r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [r4, #-104] @ 0xffffff98 │ │ │ │ │ ldrsbeq r5, [r4, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, lsl #25 │ │ │ │ │ + adcseq r7, r5, r8, asr #26 │ │ │ │ │ cmpeq r7, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r4, #-104] @ 0xffffff98 │ │ │ │ │ ldrsheq r5, [r4, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3486267,15 +3486267,15 @@ │ │ │ │ │ cmpeq r4, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #28 │ │ │ │ │ cmpeq r4, r0, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, lsl #23 │ │ │ │ │ + ldrhteq fp, [r5], r0 │ │ │ │ │ cmpeq r7, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr #28 │ │ │ │ │ @@ -3486323,15 +3486323,15 @@ │ │ │ │ │ ldrsheq r2, [r7, #-8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r4, #-224] @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #30 │ │ │ │ │ cmpeq r4, r0, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r0, lsr #10 │ │ │ │ │ + adceq r6, lr, r0, asr r4 │ │ │ │ │ cmpeq r7, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsr #30 │ │ │ │ │ @@ -3486534,15 +3486534,15 @@ │ │ │ │ │ cmpeq r4, r8, lsr r2 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ cmpeq r4, r0, asr #4 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ cmpeq r4, r8, asr #4 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r4, r0, asr r2 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ cmpeq r4, r8, asr r2 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r4, r0, ror #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r4, r8, ror #4 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r4, r8, ror r2 │ │ │ │ │ @@ -3486590,15 +3486590,15 @@ │ │ │ │ │ cmpeq r4, r8, lsl r3 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r4, r0, lsr r3 │ │ │ │ │ cmpeq r4, r0, lsr #6 │ │ │ │ │ cmpeq r4, r8, lsr #6 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r8, lsr r2 │ │ │ │ │ + sbceq lr, r1, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq lr, r4, r0, ror r1 │ │ │ │ │ cmpeq r4, r0, asr #6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3486793,15 +3486793,15 @@ │ │ │ │ │ cmpeq r4, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #12 │ │ │ │ │ cmpeq r4, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r8, lr, r0, rrx │ │ │ │ │ + adceq r8, lr, r0, asr #1 │ │ │ │ │ cmpeq r7, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsl #13 │ │ │ │ │ cmpeq r4, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3487169,15 +3487169,15 @@ │ │ │ │ │ cmpeq r4, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr #24 │ │ │ │ │ cmpeq r4, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r8, lsr #29 │ │ │ │ │ + adceq r4, pc, r0, ror #29 │ │ │ │ │ cmpeq r7, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr ip │ │ │ │ │ @@ -3487956,15 +3487956,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r4, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq r4, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, asr #24 │ │ │ │ │ cmpeq r7, r8, asr #10 │ │ │ │ │ cmpeq r4, r8, lsr #12 │ │ │ │ │ - sbceq r6, r0, r8, lsl #30 │ │ │ │ │ + sbceq r6, r0, r0, ror #29 │ │ │ │ │ @ instruction: 0x01547890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01547898 │ │ │ │ │ cmpeq r7, r8, asr #10 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ cmpeq r4, r8, lsr #17 │ │ │ │ │ @@ -3487986,15 +3487986,15 @@ │ │ │ │ │ cmpeq r4, r8, ror #17 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r4, r8, asr #19 │ │ │ │ │ ldrsheq r7, [r4, #-128] @ 0xffffff80 │ │ │ │ │ ldrsheq r7, [r4, #-136] @ 0xffffff78 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r4, r8, lsl r9 │ │ │ │ │ - sbceq r6, r0, r8, lsl #30 │ │ │ │ │ + sbceq r6, r0, r0, ror #29 │ │ │ │ │ cmpeq r4, r0, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01548698 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, asr #8 │ │ │ │ │ cmpeq r4, r0, ror r9 │ │ │ │ │ @@ -3488339,15 +3488339,15 @@ │ │ │ │ │ ldrsbeq r2, [r7, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #29 │ │ │ │ │ cmpeq r4, r0, lsl #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r0, asr #19 │ │ │ │ │ + adcseq r0, r0, r8, lsr sl │ │ │ │ │ ldrsheq r2, [r7, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01547e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #29 │ │ │ │ │ cmpeq r4, r0, lsr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3488776,15 +3488776,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strhteq r3, [r7], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbteq r0, [sl], #-88 @ 0xffffffa8 │ │ │ │ │ + rsbseq r0, sl, r0, asr #10 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r3, sp, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ @@ -3489496,15 +3489496,15 @@ │ │ │ │ │ cmpeq r4, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsr #1 │ │ │ │ │ @ instruction: 0x01549098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r6, [pc], r0 @ │ │ │ │ │ + strhteq r6, [pc], r8 │ │ │ │ │ cmpeq r7, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [r4, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [r4, #-8] │ │ │ │ │ @@ -3490002,15 +3490002,15 @@ │ │ │ │ │ cmpeq r4, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #17 │ │ │ │ │ cmpeq r4, r0, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, lsl r9 │ │ │ │ │ + adcseq fp, r5, r0, ror r9 │ │ │ │ │ ldrsbeq r2, [r7, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01549890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01549898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ @@ -3490312,15 +3490312,15 @@ │ │ │ │ │ cmpeq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #26 │ │ │ │ │ cmpeq r4, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r8, ror #14 │ │ │ │ │ + adceq r6, pc, r0, lsr r7 @ │ │ │ │ │ @ instruction: 0x01572890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror sp │ │ │ │ │ @@ -3490482,15 +3490482,15 @@ │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ ldrsheq r9, [r4, #-240] @ 0xffffff10 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8 │ │ │ │ │ - @ instruction: 0x00550b96 │ │ │ │ │ + @ instruction: 0x00548b96 │ │ │ │ │ cmpeq r4, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r0, [fp], #160 @ 0xa0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3491444,20 +3491444,20 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq lr, r9, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01644398 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq lr, r8, r8, lsl #19 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, lsr sp │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ @@ -3491737,15 +3491737,15 @@ │ │ │ │ │ cmpeq r4, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #7 │ │ │ │ │ cmpeq r4, r0, asr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r4, r0, ror #13 │ │ │ │ │ + adcseq pc, r4, r8, ror #11 │ │ │ │ │ cmpeq r7, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [r4, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ @@ -3491930,15 +3491930,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #15 │ │ │ │ │ ldrheq fp, [r4, #-104] @ 0xffffff98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ │ cmpeq r7, r0, ror sl │ │ │ │ │ cmpeq r4, r8, ror r5 │ │ │ │ │ - strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r8, r0, r8, lsl r9 │ │ │ │ │ ldrsbeq fp, [r4, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq fp, [r4, #-104] @ 0xffffff98 │ │ │ │ │ cmpeq r7, r0, ror sl │ │ │ │ │ cmpeq r4, r0, ror #13 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r4, r8, ror #13 │ │ │ │ │ @@ -3491956,15 +3491956,15 @@ │ │ │ │ │ cmpeq r4, r8, lsl r7 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbeq fp, [r4, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq r4, r0, lsr #14 │ │ │ │ │ cmpeq r4, r8, lsr #14 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r4, r0, lsr r7 │ │ │ │ │ - strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r8, r0, r8, lsl r9 │ │ │ │ │ cmpeq r4, r8, ror r7 │ │ │ │ │ cmpeq r4, r8, lsr r7 │ │ │ │ │ cmpeq r4, r0, asr #14 │ │ │ │ │ cmpeq r0, r8, asr pc │ │ │ │ │ cmpeq r4, r8, asr #14 │ │ │ │ │ smlalbbeq fp, r0, r0, pc @ │ │ │ │ │ cmpeq r4, r0, asr r7 │ │ │ │ │ @@ -3492007,15 +3492007,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsl #16 │ │ │ │ │ ldrsheq fp, [r4, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, ror #13 │ │ │ │ │ + adceq ip, pc, r8, lsl r6 @ │ │ │ │ │ cmpeq r7, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl r8 │ │ │ │ │ @@ -3492709,15 +3492709,15 @@ │ │ │ │ │ cmpeq r7, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [r4, #-40] @ 0xffffffd8 │ │ │ │ │ ldrsheq ip, [r4, #-32] @ 0xffffffe0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r8, asr #20 │ │ │ │ │ + adceq r5, pc, r0, lsl #21 │ │ │ │ │ cmpeq r7, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #6 │ │ │ │ │ cmpeq r4, r0, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3493272,15 +3493272,15 @@ │ │ │ │ │ cmpeq r4, r8, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq ip, [r4, #-176] @ 0xffffff50 │ │ │ │ │ cmpeq r7, r8, lsl lr │ │ │ │ │ ldrheq ip, [r4, #-184] @ 0xffffff48 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r4, r0, asr #23 │ │ │ │ │ - smulleq pc, r2, r0, lr @ │ │ │ │ │ + strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ cmpeq r4, r8, asr #23 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsbeq ip, [r4, #-176] @ 0xffffff50 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbeq ip, [r4, #-184] @ 0xffffff48 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r4, r8, ror #23 │ │ │ │ │ @@ -3493328,15 +3493328,15 @@ │ │ │ │ │ cmpeq r4, r8, lsl #25 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r4, r0, lsr #25 │ │ │ │ │ @ instruction: 0x0154cc90 │ │ │ │ │ @ instruction: 0x0154cc98 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq pc, r2, r0, lr @ │ │ │ │ │ + strheq pc, [r2], #232 @ 0xe8 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8 │ │ │ │ │ ldrheq ip, [r4, #-192] @ 0xffffff40 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3494310,15 +3494310,15 @@ │ │ │ │ │ cmpeq r4, r0, asr #21 │ │ │ │ │ tsteq sl, r8 │ │ │ │ │ cmpeq r4, r8, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq sp, [r4, #-176] @ 0xffffff50 │ │ │ │ │ cmpeq r7, r0, lsr #3 │ │ │ │ │ ldrsheq sp, [r4, #-184] @ 0xffffff48 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmpeq r4, r8, lsl #24 │ │ │ │ │ cmpeq r4, r0, lsl #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r4], #40 @ 0x28 │ │ │ │ │ cmpeq r4, r0, lsl ip │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmpeq r4, r8, lsl ip │ │ │ │ │ @@ -3494813,15 +3494813,15 @@ │ │ │ │ │ cmpeq r7, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r4, #-56] @ 0xffffffc8 │ │ │ │ │ ldrsbeq lr, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r4, r0, ror #27 │ │ │ │ │ + adcseq lr, r4, r8, lsr #27 │ │ │ │ │ cmpeq r7, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ @@ -3495125,15 +3495125,15 @@ │ │ │ │ │ @ instruction: 0x01573398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [r4, #-136] @ 0xffffff78 │ │ │ │ │ ldrheq lr, [r4, #-128] @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r2, r6, r8, sp │ │ │ │ │ + adcseq r2, r6, r8, asr #27 │ │ │ │ │ ldrheq r3, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r4, #-136] @ 0xffffff78 │ │ │ │ │ ldrsbeq lr, [r4, #-128] @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3495550,15 +3495550,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01550090 │ │ │ │ │ cmpeq r4, r8, asr #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r3, r0, lsr #5 │ │ │ │ │ cmpeq r7, r8, lsl r5 │ │ │ │ │ cmpeq r4, r8, ror #28 │ │ │ │ │ - sbceq r5, r0, r8, asr #7 │ │ │ │ │ + strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ cmpeq r4, r0, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r4, r8, ror #30 │ │ │ │ │ cmpeq r7, r8, lsl r5 │ │ │ │ │ cmpeq r4, r0, ror pc │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ cmpeq r4, r8, ror pc │ │ │ │ │ @@ -3495582,15 +3495582,15 @@ │ │ │ │ │ cmpeq r4, r0, asr #31 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r5, r0, lsl #1 │ │ │ │ │ cmpeq r4, r8, asr #31 │ │ │ │ │ ldrsbeq lr, [r4, #-240] @ 0xffffff10 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbeq lr, [r4, #-248] @ 0xffffff08 │ │ │ │ │ - sbceq r5, r0, r8, asr #7 │ │ │ │ │ + strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ cmpeq r5, r8, lsr #32 │ │ │ │ │ cmpeq r4, r0, ror #31 │ │ │ │ │ cmpeq r4, r8, ror #31 │ │ │ │ │ ldrsbeq sl, [r4], #80 @ 0x50 │ │ │ │ │ ldrsheq lr, [r4, #-240] @ 0xffffff10 │ │ │ │ │ ldrsheq sl, [r4], #88 @ 0x58 │ │ │ │ │ ldrsheq lr, [r4, #-248] @ 0xffffff08 │ │ │ │ │ @@ -3495609,15 +3495609,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, rrx @ │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r4, r0, ror r4 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daef68 │ │ │ │ │ + ldclcc 15, cr5, [r0], {104} @ 0x68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3495625,39 +3495625,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #1 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrheq lr, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf000 │ │ │ │ │ + ldclcc 0, cr6, [r0], {0} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #1 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r8, asr #11 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf008 │ │ │ │ │ + ldclcc 0, cr6, [r0], {8} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #1 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r4, r8, ror #13 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf024 │ │ │ │ │ + ldclcc 0, cr6, [r0], {36} @ 0x24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #2 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsheq lr, [r4, #-104] @ 0xffffff98 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf02c │ │ │ │ │ + ldclcc 0, cr6, [r0], {44} @ 0x2c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrsbeq r2, [r4, #-80] @ 0xffffffb0 │ │ │ │ │ eoreq r4, r1, r5, ror #26 │ │ │ │ │ cmpeq r4, r8, ror #14 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495673,39 +3495673,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #2 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r4, r0, lsr #30 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf0fc │ │ │ │ │ + ldclcc 0, cr6, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #2 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r4, r0, lsr pc │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf104 │ │ │ │ │ + ldclcc 1, cr6, [r0], {4} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #3 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf120 │ │ │ │ │ + ldclcc 1, cr6, [r0], {32} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #3 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, rrx │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf128 │ │ │ │ │ + ldclcc 1, cr6, [r0], {40} @ 0x28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, lsl #11 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ @ instruction: 0x01550098 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495713,55 +3495713,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #3 @ │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ ldrsbeq r0, [r5, #-8] │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf13c │ │ │ │ │ + ldclcc 1, cr6, [r0], {60} @ 0x3c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #4 @ │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ ldrsbeq r0, [r5, #-8] │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf154 │ │ │ │ │ + ldclcc 1, cr6, [r0], {84} @ 0x54 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #4 @ │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ ldrsbeq r0, [r5, #-8] │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf16c │ │ │ │ │ + ldclcc 1, cr6, [r0], {108} @ 0x6c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #4 @ │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r8, asr #2 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf184 │ │ │ │ │ + ldclcc 1, cr6, [r0], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #4 @ │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r0, asr r1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf1a4 │ │ │ │ │ + ldclcc 1, cr6, [r0], {164} @ 0xa4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #5 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror #2 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf1ac │ │ │ │ │ + ldclcc 1, cr6, [r0], {172} @ 0xac │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ cmpeq r5, r0, lsl #4 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495769,38 +3495769,38 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #5 @ │ │ │ │ │ eoreq r4, r0, sp, lsr fp │ │ │ │ │ cmpeq r5, r0, asr r2 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf1cc │ │ │ │ │ + ldclcc 1, cr6, [r0], {204} @ 0xcc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #26 │ │ │ │ │ cmpeq pc, r0, asr #30 │ │ │ │ │ addeq r6, r0, r0, asr #4 │ │ │ │ │ addeq r6, r0, r0, asr r2 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #6 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsl #7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf210 │ │ │ │ │ + ldclcc 2, cr6, [r0], {16} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #6 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ @ instruction: 0x01550398 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf218 │ │ │ │ │ + ldclcc 2, cr6, [r0], {24} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrsheq r2, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ ldrheq r0, [r5, #-56] @ 0xffffffc8 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495808,23 +3495808,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #6 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsbeq r0, [r5, #-64] @ 0xffffffc0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf2a0 │ │ │ │ │ + ldclcc 2, cr6, [r0], {160} @ 0xa0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #7 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, ror #9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf2a8 │ │ │ │ │ + ldclcc 2, cr6, [r0], {168} @ 0xa8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, lsr #12 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ ldrsheq r0, [r5, #-72] @ 0xffffffb8 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495832,23 +3495832,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #7 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsheq r0, [r5, #-88] @ 0xffffffa8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf324 │ │ │ │ │ + ldclcc 3, cr6, [r0], {36} @ 0x24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #8 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsl #12 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf32c │ │ │ │ │ + ldclcc 3, cr6, [r0], {44} @ 0x2c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, asr #12 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ cmpeq r5, r0, lsr #12 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495864,15 +3495864,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #8 @ │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r5, r0, ror #15 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf448 │ │ │ │ │ + ldclcc 4, cr6, [r0], {72} @ 0x48 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x014f2b90 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3495880,39 +3495880,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #9 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsr #18 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf4e0 │ │ │ │ │ + ldclcc 4, cr6, [r0], {224} @ 0xe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #9 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr r9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf4e8 │ │ │ │ │ + ldclcc 4, cr6, [r0], {232} @ 0xe8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #9 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr sl │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf504 │ │ │ │ │ + ldclcc 5, cr6, [r0], {4} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #10 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror #20 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf50c │ │ │ │ │ + ldclcc 5, cr6, [r0], {12} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, asr #13 │ │ │ │ │ strhteq r4, [r1], -r5 │ │ │ │ │ cmpeq r5, r8, asr #21 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495928,39 +3495928,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #10 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, lsl #4 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf5dc │ │ │ │ │ + ldclcc 5, cr6, [r0], {220} @ 0xdc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #10 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsl r2 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf5e4 │ │ │ │ │ + ldclcc 5, cr6, [r0], {228} @ 0xe4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #11 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, lsr r3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf600 │ │ │ │ │ + ldclcc 6, cr6, [r0], {0} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #11 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, asr #6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf608 │ │ │ │ │ + ldclcc 6, cr6, [r0], {8} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, ror r6 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r0, ror r3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3495968,55 +3495968,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #11 @ │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ ldrheq r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf61c │ │ │ │ │ + ldclcc 6, cr6, [r0], {28} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #12 @ │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ ldrheq r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf634 │ │ │ │ │ + ldclcc 6, cr6, [r0], {52} @ 0x34 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #12 @ │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ ldrheq r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf64c │ │ │ │ │ + ldclcc 6, cr6, [r0], {76} @ 0x4c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #12 @ │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r0, lsl #8 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf664 │ │ │ │ │ + ldclcc 6, cr6, [r0], {100} @ 0x64 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #12 @ │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r8, lsl #8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf684 │ │ │ │ │ + ldclcc 6, cr6, [r0], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #13 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr #8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf68c │ │ │ │ │ + ldclcc 6, cr6, [r0], {140} @ 0x8c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrheq r1, [r5, #-72] @ 0xffffffb8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496024,15 +3496024,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #13 @ │ │ │ │ │ eoreq r4, r0, sp, lsr fp │ │ │ │ │ cmpeq r5, r0, lsl #10 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf6ac │ │ │ │ │ + ldclcc 6, cr6, [r0], {172} @ 0xac │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, ror #13 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r0, asr r6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496040,15 +3496040,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #14 @ │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r5, r8, asr #13 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf768 │ │ │ │ │ + ldclcc 7, cr6, [r0], {104} @ 0x68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq pc, r0, asr #20 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3496056,39 +3496056,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #14 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, lsl r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf800 │ │ │ │ │ + ldclcc 8, cr6, [r0], {0} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #14 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr #16 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf808 │ │ │ │ │ + ldclcc 8, cr6, [r0], {8} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #15 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, asr #18 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf824 │ │ │ │ │ + ldclcc 8, cr6, [r0], {36} @ 0x24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #15 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, asr r9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf82c │ │ │ │ │ + ldclcc 8, cr6, [r0], {44} @ 0x2c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, lsr r7 │ │ │ │ │ eoreq r4, r1, r5, ror #26 │ │ │ │ │ cmpeq r5, r0, asr #19 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496104,39 +3496104,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #16 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, lsl #3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf8fc │ │ │ │ │ + ldclcc 8, cr6, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #16 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ @ instruction: 0x01552190 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf904 │ │ │ │ │ + @ instruction: 0x3cd06904 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #16 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrheq r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf920 │ │ │ │ │ + @ instruction: 0x3cd06920 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #17 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, asr #5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf928 │ │ │ │ │ + @ instruction: 0x3cd06928 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, ror #13 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrsheq r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496144,55 +3496144,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #17 @ │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r0, lsr r3 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf93c │ │ │ │ │ + @ instruction: 0x3cd0693c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #17 @ │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r0, lsr r3 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf954 │ │ │ │ │ + @ instruction: 0x3cd06954 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #17 @ │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r0, lsr r3 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf96c │ │ │ │ │ + @ instruction: 0x3cd0696c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #18 @ │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r0, lsr #7 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf984 │ │ │ │ │ + @ instruction: 0x3cd06984 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #18 @ │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r8, lsr #7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf9a4 │ │ │ │ │ + @ instruction: 0x3cd069a4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #18 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, asr #7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf9ac │ │ │ │ │ + @ instruction: 0x3cd069ac │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ cmpeq r5, r8, asr r4 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496200,15 +3496200,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #19 @ │ │ │ │ │ eoreq r4, r0, sp, lsr fp │ │ │ │ │ cmpeq r5, r8, lsr #9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daf9cc │ │ │ │ │ + @ instruction: 0x3cd069cc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaltteq ip, lr, r8, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ @@ -3496224,15 +3496224,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #20 @ │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r5, r0, lsr r7 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafa64 │ │ │ │ │ + vldmiacc r0, {s13-s112} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r8, asr sp │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3496240,39 +3496240,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #20 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafafc │ │ │ │ │ + vldmiacc r0, {s13-s264} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #20 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsl #17 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafb04 │ │ │ │ │ + vldmiacc r0, {d22-d23} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #20 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrheq r2, [r5, #-152] @ 0xffffff68 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafb44 │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #21 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, asr #19 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafb4c │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaltteq ip, lr, r0, ip │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3496280,95 +3496280,95 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #21 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, asr #29 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafb7c │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #21 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsbeq r2, [r5, #-224] @ 0xffffff20 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafb84 │ │ │ │ │ + vldmiacc r0, {d22-d23} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #22 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsheq r2, [r5, #-240] @ 0xffffff10 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafba0 │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #22 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafba8 │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #22 @ │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r8, lsr r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc68 │ │ │ │ │ + ldclcc 12, cr6, [r0], {104} @ 0x68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #22 @ │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r8, ror r0 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafbbc │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #23 @ │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r8, ror r0 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafbd4 │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #23 @ │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r8, ror r0 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafbec │ │ │ │ │ + vldmiacc r0, {d22-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #23 @ │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ ldrheq r3, [r5, #-0] │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc04 │ │ │ │ │ + ldclcc 12, cr6, [r0], {4} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #23 @ │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ ldrheq r3, [r5, #-8] │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc24 │ │ │ │ │ + ldclcc 12, cr6, [r0], {36} @ 0x24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #24 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsbeq r3, [r5, #-0] │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc2c │ │ │ │ │ + ldclcc 12, cr6, [r0], {44} @ 0x2c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ @ instruction: 0x01553190 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496376,23 +3496376,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #24 @ │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ cmpeq r5, r8, asr #3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc4c │ │ │ │ │ + ldclcc 12, cr6, [r0], {76} @ 0x4c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #25 @ │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ cmpeq r5, r8, asr #3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc58 │ │ │ │ │ + ldclcc 12, cr6, [r0], {88} @ 0x58 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbteq ip, lr, r0, sp │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3496400,23 +3496400,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #25 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ @ instruction: 0x01553798 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc94 │ │ │ │ │ + ldclcc 12, cr6, [r0], {148} @ 0x94 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #25 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr #15 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafc9c │ │ │ │ │ + ldclcc 12, cr6, [r0], {156} @ 0x9c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, ror #8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrsbeq r3, [r5, #-120] @ 0xffffff88 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496424,55 +3496424,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #26 @ │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r0, lsr #16 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafcb0 │ │ │ │ │ + ldclcc 12, cr6, [r0], {176} @ 0xb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #26 @ │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r0, lsr #16 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafcc8 │ │ │ │ │ + ldclcc 12, cr6, [r0], {200} @ 0xc8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #26 @ │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r0, lsr #16 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafce0 │ │ │ │ │ + ldclcc 12, cr6, [r0], {224} @ 0xe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #26 @ │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r0, lsr #17 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafcf8 │ │ │ │ │ + ldclcc 12, cr6, [r0], {248} @ 0xf8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #27 @ │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r8, lsr #17 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd18 │ │ │ │ │ + ldclcc 13, cr6, [r0], {24} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #27 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, asr #17 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd20 │ │ │ │ │ + ldclcc 13, cr6, [r0], {32} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ cmpeq r5, r8, lsr #19 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496480,55 +3496480,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #27 @ │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r8, lsl sl │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd40 │ │ │ │ │ + ldclcc 13, cr6, [r0], {64} @ 0x40 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsl #28 @ │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r0, lsr #20 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd60 │ │ │ │ │ + ldclcc 13, cr6, [r0], {96} @ 0x60 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #28 @ │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr sl │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd68 │ │ │ │ │ + ldclcc 13, cr6, [r0], {104} @ 0x68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #28 @ │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ cmpeq r5, r8, lsr #21 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd74 │ │ │ │ │ + ldclcc 13, cr6, [r0], {116} @ 0x74 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, ror #28 @ │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ cmpeq r5, r8, lsr #21 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd80 │ │ │ │ │ + ldclcc 13, cr6, [r0], {128} @ 0x80 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #29 @ │ │ │ │ │ eoreq r4, r0, sp, lsr fp │ │ │ │ │ cmpeq r5, r0, asr fp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00dafd8c │ │ │ │ │ + ldclcc 13, cr6, [r0], {140} @ 0x8c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ cmpeq r5, r0, lsl ip │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3496544,15 +3496544,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, lsr #31 @ │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ ldrsbeq r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00daff4c │ │ │ │ │ + ldclcc 15, cr6, [r0], {76} @ 0x4c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r0, ror #6 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -3496599,23 +3496599,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r4, r8, asr #31 @ │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsr r3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db00fc │ │ │ │ │ + ldclcc 0, cr7, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #32 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, asr #6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0104 │ │ │ │ │ + ldclcc 1, cr7, [r0], {4} │ │ │ │ │ ... │ │ │ │ │ addseq r8, r8, r0, lsl #23 │ │ │ │ │ cmpeq r5, r0 │ │ │ │ │ cmpeq r5, r0, lsl r0 │ │ │ │ │ sbcseq sl, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r5, r8, lsl r0 │ │ │ │ │ @@ -3496811,15 +3496811,15 @@ │ │ │ │ │ ldrsheq r3, [r7, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr r3 │ │ │ │ │ cmpeq r5, r8, lsr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r1, r0, asr #17 │ │ │ │ │ + umlalseq r2, r1, r8, r8 │ │ │ │ │ cmpeq r7, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr r3 │ │ │ │ │ cmpeq r5, r8, asr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3497246,15 +3497246,15 @@ │ │ │ │ │ cmpeq r5, r0, ror #19 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ cmpeq r5, r8, ror #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsheq r0, [r5, #-144] @ 0xffffff70 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ ldrsheq r0, [r5, #-152] @ 0xffffff68 │ │ │ │ │ - smulleq sp, r0, r0, lr │ │ │ │ │ + sbceq sp, r0, r8, ror #28 │ │ │ │ │ cmpeq r5, r0, lsl #20 │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ cmpeq r5, r8, lsl #20 │ │ │ │ │ strdeq r9, [r1], #88 @ 0x58 │ │ │ │ │ cmpeq r5, r0, lsl sl │ │ │ │ │ rscseq r7, r9, r8, lsr r7 │ │ │ │ │ cmpeq r5, r8, lsr #20 │ │ │ │ │ @@ -3497507,15 +3497507,15 @@ │ │ │ │ │ ldrsheq r0, [r5, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [r5, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl lr │ │ │ │ │ cmpeq r5, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, lsr #6 │ │ │ │ │ + adcseq r6, r0, r0, asr r3 │ │ │ │ │ cmpeq r7, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #28 │ │ │ │ │ @@ -3497550,15 +3497550,15 @@ │ │ │ │ │ cmpeq r5, r0, lsr #29 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ cmpeq r5, r8, lsr #29 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ ldrheq r0, [r5, #-224] @ 0xffffff20 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrheq r0, [r5, #-232] @ 0xffffff18 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ cmpeq r5, r0, asr #29 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r5, r8, asr #29 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbeq r0, [r5, #-224] @ 0xffffff20 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r5, r0, ror #29 │ │ │ │ │ @@ -3497606,15 +3497606,15 @@ │ │ │ │ │ cmpeq r5, r0, lsl #31 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01550f98 │ │ │ │ │ cmpeq r5, r8, lsl #31 │ │ │ │ │ @ instruction: 0x01550f90 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r7, [r2], #8 │ │ │ │ │ + ldrdeq r7, [r2], #0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, lsr ip │ │ │ │ │ cmpeq r5, r8, lsr #31 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrheq r0, [r5, #-248] @ 0xffffff08 │ │ │ │ │ @@ -3497705,15 +3497705,15 @@ │ │ │ │ │ cmpeq r1, r8, lsl sl │ │ │ │ │ cmpeq r5, r0, lsl r1 │ │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ │ cmpeq r5, r0, lsr r1 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ cmpeq r5, r0, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r0, r8, ror r3 │ │ │ │ │ + adcseq r2, r0, r8, lsr #7 │ │ │ │ │ cmpeq r7, r8, lsr #17 │ │ │ │ │ cmpeq r4, r0, lsr #28 │ │ │ │ │ cmpeq r1, r8, lsl sl │ │ │ │ │ cmpeq r5, r8, asr r1 │ │ │ │ │ cmpeq r5, r0, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andle r0, r0, r0 │ │ │ │ │ @@ -3498889,23 +3498889,23 @@ │ │ │ │ │ cmpeq r5, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01552390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #7 │ │ │ │ │ cmpeq r5, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r0, lsl #5 │ │ │ │ │ + adceq sp, pc, r0, asr r2 @ │ │ │ │ │ cmpeq r7, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #7 │ │ │ │ │ cmpeq r5, r0, asr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r0, lsr #12 │ │ │ │ │ + strdeq r6, [lr], r0 @ │ │ │ │ │ ldrsheq r3, [r7, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, asr #18 @ │ │ │ │ │ @@ -3499122,15 +3499122,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ umulleq r1, r6, r8, r3 │ │ │ │ │ cmpeq r5, r8, lsr r7 │ │ │ │ │ sbceq r2, r1, r0, lsl #11 │ │ │ │ │ cmpeq r5, r0, asr #14 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ cmpeq r5, r8, asr #14 │ │ │ │ │ - sbceq r7, r1, r0, asr r8 │ │ │ │ │ + sbceq r7, r1, r8, lsr #16 │ │ │ │ │ cmpeq r5, r0, asr r7 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ cmpeq r5, r0, ror r7 │ │ │ │ │ cmpeq r5, r8, asr r7 │ │ │ │ │ cmpeq r5, r8, ror #14 │ │ │ │ │ cmpeq r5, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3500380,15 +3500380,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #24 │ │ │ │ │ cmpeq r5, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ │ cmpeq r7, r0, ror #1 │ │ │ │ │ cmpeq r5, r8, ror #20 │ │ │ │ │ - sbceq r6, r0, r0, lsl #11 │ │ │ │ │ + sbceq r6, r0, r0, lsr r5 │ │ │ │ │ ldrsheq r3, [r5, #-168] @ 0xffffff58 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r5, r0, lsl #22 │ │ │ │ │ cmpeq r7, r0, ror #1 │ │ │ │ │ cmpeq r5, r8, lsl #22 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r5, r0, lsl fp │ │ │ │ │ @@ -3500406,15 +3500406,15 @@ │ │ │ │ │ cmpeq r5, r0, asr #22 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r5, r8, lsl #24 │ │ │ │ │ cmpeq r5, r8, asr #22 │ │ │ │ │ cmpeq r5, r0, asr fp │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r5, r8, asr fp │ │ │ │ │ - sbceq r6, r0, r0, lsl #11 │ │ │ │ │ + sbceq r6, r0, r0, lsr r5 │ │ │ │ │ cmpeq r5, r0, lsr #23 │ │ │ │ │ cmpeq r5, r0, ror #22 │ │ │ │ │ cmpeq r5, r8, ror #22 │ │ │ │ │ teqeq r0, r0, ror r1 │ │ │ │ │ cmpeq r5, r0, ror fp │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ cmpeq r5, r8, ror fp │ │ │ │ │ @@ -3501135,15 +3501135,15 @@ │ │ │ │ │ cmpeq r5, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #13 │ │ │ │ │ ldrheq r4, [r5, #-104] @ 0xffffff98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, ror #19 │ │ │ │ │ + adcseq pc, r5, r8, lsl sl @ │ │ │ │ │ cmpeq r7, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [r5, #-96] @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [r5, #-104] @ 0xffffff98 │ │ │ │ │ @@ -3501535,15 +3501535,15 @@ │ │ │ │ │ rscseq r6, fp, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #26 │ │ │ │ │ ldrsheq r4, [r5, #-200] @ 0xffffff38 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r7, r5, r8, r2 │ │ │ │ │ + adcseq r7, r5, r8, ror #4 │ │ │ │ │ ldrheq r4, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl sp │ │ │ │ │ @@ -3501591,15 +3501591,15 @@ │ │ │ │ │ cmpeq r7, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #27 │ │ │ │ │ ldrsbeq r4, [r5, #-216] @ 0xffffff28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, asr r6 │ │ │ │ │ + adcseq r0, r6, r0, lsr #12 │ │ │ │ │ cmpeq r7, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #28 │ │ │ │ │ ldrsheq r4, [r5, #-216] @ 0xffffff28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3502769,23 +3502769,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #32 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror #8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0174 │ │ │ │ │ + ldclcc 1, cr7, [r0], {116} @ 0x74 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #1 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror r4 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db017c │ │ │ │ │ + ldclcc 1, cr7, [r0], {124} @ 0x7c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrheq r2, [r4, #-72] @ 0xffffffb8 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ @ instruction: 0x01555490 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3502793,23 +3502793,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #1 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror r5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db01e0 │ │ │ │ │ + ldclcc 1, cr7, [r0], {224} @ 0xe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #1 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsl #11 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db01e8 │ │ │ │ │ + ldclcc 1, cr7, [r0], {232} @ 0xe8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, ror #9 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ cmpeq r5, r0, lsr #11 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3502817,55 +3502817,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #2 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, ror r7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db028c │ │ │ │ │ + ldclcc 2, cr7, [r0], {140} @ 0x8c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #2 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsl #15 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0294 │ │ │ │ │ + ldclcc 2, cr7, [r0], {148} @ 0x94 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #2 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr #18 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db02e0 │ │ │ │ │ + ldclcc 2, cr7, [r0], {224} @ 0xe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #2 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, asr r9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db02e8 │ │ │ │ │ + ldclcc 2, cr7, [r0], {232} @ 0xe8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #3 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsr #20 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db02f4 │ │ │ │ │ + ldclcc 2, cr7, [r0], {244} @ 0xf4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #3 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr sl │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db02fc │ │ │ │ │ + ldclcc 2, cr7, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrsheq r2, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ cmpeq r5, r8, asr sl │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3502873,23 +3502873,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #3 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr fp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db036c │ │ │ │ │ + ldclcc 3, cr7, [r0], {108} @ 0x6c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #4 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror #22 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0374 │ │ │ │ │ + ldclcc 3, cr7, [r0], {116} @ 0x74 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, lsr #12 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ cmpeq r5, r0, lsl #23 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3502897,23 +3502897,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #4 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror #24 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db03d8 │ │ │ │ │ + ldclcc 3, cr7, [r0], {216} @ 0xd8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #5 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror ip │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db03e0 │ │ │ │ │ + ldclcc 3, cr7, [r0], {224} @ 0xe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, asr #12 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ @ instruction: 0x01555c90 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3502921,39 +3502921,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #5 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, ror #28 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0484 │ │ │ │ │ + ldclcc 4, cr7, [r0], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #5 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, ror lr │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db048c │ │ │ │ │ + ldclcc 4, cr7, [r0], {140} @ 0x8c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #5 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, asr #32 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db04d8 │ │ │ │ │ + ldclcc 4, cr7, [r0], {216} @ 0xd8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #6 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, asr r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db04e0 │ │ │ │ │ + ldclcc 4, cr7, [r0], {224} @ 0xe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sp, [lr, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ @@ -3502969,15 +3502969,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #7 │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r5, r0, ror #4 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0568 │ │ │ │ │ + ldclcc 5, cr7, [r0], {104} @ 0x68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r8, ror #2 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3502985,39 +3502985,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #7 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsr #7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0600 │ │ │ │ │ + ldclcc 6, cr7, [r0], {0} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #7 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrheq r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0608 │ │ │ │ │ + ldclcc 6, cr7, [r0], {8} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #7 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror #9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0648 │ │ │ │ │ + ldclcc 6, cr7, [r0], {72} @ 0x48 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #8 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsheq r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0650 │ │ │ │ │ + ldclcc 6, cr7, [r0], {80} @ 0x50 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sp, [lr, #-0] │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3503025,95 +3503025,95 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #8 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsheq r7, [r5, #-144] @ 0xffffff70 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0680 │ │ │ │ │ + ldclcc 6, cr7, [r0], {128} @ 0x80 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #8 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsl #20 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0688 │ │ │ │ │ + ldclcc 6, cr7, [r0], {136} @ 0x88 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #9 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, lsr #22 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db06a4 │ │ │ │ │ + ldclcc 6, cr7, [r0], {164} @ 0xa4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #9 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr fp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db06ac │ │ │ │ │ + ldclcc 6, cr7, [r0], {172} @ 0xac │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #9 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r0, ror #22 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db076c │ │ │ │ │ + ldclcc 7, cr7, [r0], {108} @ 0x6c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #9 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r0, lsr #23 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db06c0 │ │ │ │ │ + ldclcc 6, cr7, [r0], {192} @ 0xc0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #10 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r0, lsr #23 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db06d8 │ │ │ │ │ + ldclcc 6, cr7, [r0], {216} @ 0xd8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #10 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r0, lsr #23 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db06f0 │ │ │ │ │ + ldclcc 6, cr7, [r0], {240} @ 0xf0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #10 │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ ldrsbeq r7, [r5, #-184] @ 0xffffff48 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0708 │ │ │ │ │ + ldclcc 7, cr7, [r0], {8} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #10 │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r0, ror #23 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0728 │ │ │ │ │ + ldclcc 7, cr7, [r0], {40} @ 0x28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #11 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsheq r7, [r5, #-184] @ 0xffffff48 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0730 │ │ │ │ │ + ldclcc 7, cr7, [r0], {48} @ 0x30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrheq r7, [r5, #-200] @ 0xffffff38 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503121,23 +3503121,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #11 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ ldrsheq r7, [r5, #-192] @ 0xffffff40 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0750 │ │ │ │ │ + ldclcc 7, cr7, [r0], {80} @ 0x50 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #12 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ ldrsheq r7, [r5, #-192] @ 0xffffff40 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db075c │ │ │ │ │ + ldclcc 7, cr7, [r0], {92} @ 0x5c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq sp, [lr, #-16] │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3503145,23 +3503145,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #12 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr #5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0798 │ │ │ │ │ + ldclcc 7, cr7, [r0], {152} @ 0x98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #12 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsbeq r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db07a0 │ │ │ │ │ + ldclcc 7, cr7, [r0], {160} @ 0xa0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrsbeq r2, [r4, #-120] @ 0xffffff88 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r8, lsl #6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503169,55 +3503169,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #13 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r0, asr r3 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db07b4 │ │ │ │ │ + ldclcc 7, cr7, [r0], {180} @ 0xb4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #13 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r0, asr r3 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db07cc │ │ │ │ │ + ldclcc 7, cr7, [r0], {204} @ 0xcc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #13 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r0, asr r3 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db07e4 │ │ │ │ │ + ldclcc 7, cr7, [r0], {228} @ 0xe4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #13 │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ ldrsbeq r8, [r5, #-48] @ 0xffffffd0 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db07fc │ │ │ │ │ + ldclcc 7, cr7, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #14 │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ ldrsbeq r8, [r5, #-56] @ 0xffffffc8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db081c │ │ │ │ │ + ldclcc 8, cr7, [r0], {28} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #14 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsheq r8, [r5, #-48] @ 0xffffffd0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0824 │ │ │ │ │ + ldclcc 8, cr7, [r0], {36} @ 0x24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsbeq r8, [r5, #-72] @ 0xffffffb8 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503225,55 +3503225,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #14 │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r8, asr #10 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0844 │ │ │ │ │ + ldclcc 8, cr7, [r0], {68} @ 0x44 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #15 │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r0, asr r5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0864 │ │ │ │ │ + ldclcc 8, cr7, [r0], {100} @ 0x64 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #15 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror #10 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db086c │ │ │ │ │ + ldclcc 8, cr7, [r0], {108} @ 0x6c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #15 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ ldrsbeq r8, [r5, #-88] @ 0xffffffa8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0878 │ │ │ │ │ + ldclcc 8, cr7, [r0], {120} @ 0x78 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #15 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ ldrsbeq r8, [r5, #-88] @ 0xffffffa8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0884 │ │ │ │ │ + ldclcc 8, cr7, [r0], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #16 │ │ │ │ │ eoreq r4, r0, sp, lsr fp │ │ │ │ │ cmpeq r5, r0, lsl #13 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0890 │ │ │ │ │ + ldclcc 8, cr7, [r0], {144} @ 0x90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ cmpeq r5, r0, asr #14 │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503289,15 +3503289,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #18 │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ cmpeq r5, r0, lsl #26 │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0a5c │ │ │ │ │ + vldmiacc r0, {s15-s106} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaltteq r3, pc, r8, r2 @ │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -3503344,23 +3503344,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #18 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, ror #28 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0c10 │ │ │ │ │ + ldclcc 12, cr7, [r0], {16} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #19 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, ror lr │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0c18 │ │ │ │ │ + ldclcc 12, cr7, [r0], {24} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01542490 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ @ instruction: 0x01559e90 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503368,23 +3503368,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #19 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ @ instruction: 0x01559f90 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0c88 │ │ │ │ │ + ldclcc 12, cr7, [r0], {136} @ 0x88 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #19 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr #31 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0c90 │ │ │ │ │ + ldclcc 12, cr7, [r0], {144} @ 0x90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrheq r2, [r4, #-72] @ 0xffffffb8 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ ldrheq r9, [r5, #-248] @ 0xffffff08 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503392,23 +3503392,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #20 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsr #1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0cf4 │ │ │ │ │ + ldclcc 12, cr7, [r0], {244} @ 0xf4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #20 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrheq sl, [r5, #-8] │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0cfc │ │ │ │ │ + ldclcc 12, cr7, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, ror #9 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ ldrsbeq sl, [r5, #-0] │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503416,55 +3503416,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #20 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, lsr #5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0da0 │ │ │ │ │ + ldclcc 13, cr7, [r0], {160} @ 0xa0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #21 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrheq sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0da8 │ │ │ │ │ + ldclcc 13, cr7, [r0], {168} @ 0xa8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #21 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror r4 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0df4 │ │ │ │ │ + ldclcc 13, cr7, [r0], {244} @ 0xf4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #21 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsl #9 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0dfc │ │ │ │ │ + ldclcc 13, cr7, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #21 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr r5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0e08 │ │ │ │ │ + ldclcc 14, cr7, [r0], {8} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #22 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror #10 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0e10 │ │ │ │ │ + ldclcc 14, cr7, [r0], {16} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ ldrsheq r2, [r4, #-88] @ 0xffffffa8 │ │ │ │ │ eoreq r4, r1, r9, lsr #19 │ │ │ │ │ cmpeq r5, r8, lsl #11 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503472,23 +3503472,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #22 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsl #13 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0e80 │ │ │ │ │ + ldclcc 14, cr7, [r0], {128} @ 0x80 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #23 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ @ instruction: 0x0155a698 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0e88 │ │ │ │ │ + ldclcc 14, cr7, [r0], {136} @ 0x88 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r0, lsr #12 │ │ │ │ │ mlaeq r1, r1, r7, r4 │ │ │ │ │ ldrheq sl, [r5, #-96] @ 0xffffffa0 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503496,23 +3503496,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #23 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ @ instruction: 0x0155a798 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0eec │ │ │ │ │ + ldclcc 14, cr7, [r0], {236} @ 0xec │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #23 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr #15 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0ef4 │ │ │ │ │ + ldclcc 14, cr7, [r0], {244} @ 0xf4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, asr #12 │ │ │ │ │ eoreq r4, r1, sp, ror #11 │ │ │ │ │ cmpeq r5, r0, asr #15 │ │ │ │ │ ldrheq r7, [fp], r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503520,39 +3503520,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #24 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ @ instruction: 0x0155a990 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0f98 │ │ │ │ │ + ldclcc 15, cr7, [r0], {152} @ 0x98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #24 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr #19 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0fa0 │ │ │ │ │ + ldclcc 15, cr7, [r0], {160} @ 0xa0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #24 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror #22 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0fec │ │ │ │ │ + ldclcc 15, cr7, [r0], {236} @ 0xec │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #25 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror fp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db0ff4 │ │ │ │ │ + ldclcc 15, cr7, [r0], {244} @ 0xf4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrsbeq sl, [sp], #72 @ 0x48 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ @@ -3503568,15 +3503568,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #25 │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ @ instruction: 0x0155ad90 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db107c │ │ │ │ │ + ldclcc 0, cr8, [r0], {124} @ 0x7c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq sl, sp, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3503584,39 +3503584,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #26 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsbeq sl, [r5, #-232] @ 0xffffff18 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1114 │ │ │ │ │ + ldclcc 1, cr8, [r0], {20} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #26 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror #29 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db111c │ │ │ │ │ + ldclcc 1, cr8, [r0], {28} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #26 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, lsr #32 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1160 │ │ │ │ │ + ldclcc 1, cr8, [r0], {96} @ 0x60 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #27 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr r0 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1168 │ │ │ │ │ + ldclcc 1, cr8, [r0], {104} @ 0x68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r7, r6, r0, asr r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3503624,95 +3503624,95 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #27 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsr #10 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1198 │ │ │ │ │ + ldclcc 1, cr8, [r0], {152} @ 0x98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #27 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr r5 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db11a0 │ │ │ │ │ + ldclcc 1, cr8, [r0], {160} @ 0xa0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #27 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr r6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db11bc │ │ │ │ │ + ldclcc 1, cr8, [r0], {188} @ 0xbc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #28 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, ror #12 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db11c4 │ │ │ │ │ + ldclcc 1, cr8, [r0], {196} @ 0xc4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #28 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ @ instruction: 0x0155b698 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1284 │ │ │ │ │ + ldclcc 2, cr8, [r0], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #28 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ ldrsbeq fp, [r5, #-104] @ 0xffffff98 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db11d8 │ │ │ │ │ + ldclcc 1, cr8, [r0], {216} @ 0xd8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #28 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ ldrsbeq fp, [r5, #-104] @ 0xffffff98 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db11f0 │ │ │ │ │ + ldclcc 1, cr8, [r0], {240} @ 0xf0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #29 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ ldrsbeq fp, [r5, #-104] @ 0xffffff98 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1208 │ │ │ │ │ + ldclcc 2, cr8, [r0], {8} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #29 │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r0, lsl r7 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1220 │ │ │ │ │ + ldclcc 2, cr8, [r0], {32} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #29 │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r8, lsl r7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1240 │ │ │ │ │ + ldclcc 2, cr8, [r0], {64} @ 0x40 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #30 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr r7 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1248 │ │ │ │ │ + ldclcc 2, cr8, [r0], {72} @ 0x48 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ ldrsheq fp, [r5, #-112] @ 0xffffff90 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503720,23 +3503720,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #30 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ cmpeq r5, r8, lsr #16 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1268 │ │ │ │ │ + ldclcc 2, cr8, [r0], {104} @ 0x68 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #30 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ cmpeq r5, r8, lsr #16 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1274 │ │ │ │ │ + ldclcc 2, cr8, [r0], {116} @ 0x74 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r7, r6, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3503744,23 +3503744,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #31 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsheq fp, [r5, #-216] @ 0xffffff28 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db12b0 │ │ │ │ │ + ldclcc 2, cr8, [r0], {176} @ 0xb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #31 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsl #28 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db12b8 │ │ │ │ │ + ldclcc 2, cr8, [r0], {184} @ 0xb8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, ror r8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r8, lsr lr │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3503768,15 +3503768,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r0, lsl #29 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db12cc │ │ │ │ │ + ldclcc 2, cr8, [r0], {204} @ 0xcc │ │ │ │ │ ... │ │ │ │ │ rsbeq r8, sp, r0, lsl #23 │ │ │ │ │ cmpeq r5, r0 │ │ │ │ │ cmpeq r5, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, r7, r8, lsl #14 │ │ │ │ │ cmpeq r7, r8, asr #13 │ │ │ │ │ @@ -3504042,15 +3504042,15 @@ │ │ │ │ │ cmpeq r5, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #8 │ │ │ │ │ cmpeq r5, r0, asr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, lsl #28 │ │ │ │ │ + ldrsbteq r9, [r5], r0 │ │ │ │ │ cmpeq r7, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #11 │ │ │ │ │ cmpeq r5, r0, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3504418,15 +3504418,15 @@ │ │ │ │ │ cmpeq r5, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #20 │ │ │ │ │ cmpeq r5, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r3, [r2], r8 │ │ │ │ │ + adcseq r3, r2, r8, lsl r7 │ │ │ │ │ cmpeq r7, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #20 │ │ │ │ │ @@ -3504502,15 +3504502,15 @@ │ │ │ │ │ cmpeq r5, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror fp │ │ │ │ │ cmpeq r5, r0, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r8, lsr #21 │ │ │ │ │ + ldrdeq fp, [pc], r8 @ │ │ │ │ │ cmpeq r7, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01557b90 │ │ │ │ │ @@ -3504599,15 +3504599,15 @@ │ │ │ │ │ cmpeq r5, r0, ror #25 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ cmpeq r5, r8, ror #25 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ ldrsheq r7, [r5, #-192] @ 0xffffff40 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsheq r7, [r5, #-200] @ 0xffffff38 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ cmpeq r5, r0, lsl #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r5, r8, lsl #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r5, r0, lsl sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r5, r0, lsr #26 │ │ │ │ │ @@ -3504659,15 +3504659,15 @@ │ │ │ │ │ ldrsbeq r7, [r5, #-208] @ 0xffffff30 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r5, r8, ror #27 │ │ │ │ │ ldrsbeq r7, [r5, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r5, r0, ror #27 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, ror #4 │ │ │ │ │ + sbceq lr, r1, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r0, ror #19 │ │ │ │ │ ldrsheq r7, [r5, #-216] @ 0xffffff28 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3505486,15 +3505486,15 @@ │ │ │ │ │ ldrheq r8, [r5, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [r5, #-168] @ 0xffffff58 │ │ │ │ │ ldrsbeq r8, [r5, #-160] @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, asr #13 │ │ │ │ │ + ldrshteq lr, [r5], r0 │ │ │ │ │ cmpeq r7, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [r5, #-168] @ 0xffffff58 │ │ │ │ │ ldrsheq r8, [r5, #-160] @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3505842,15 +3505842,15 @@ │ │ │ │ │ cmpeq r5, r8, rrx │ │ │ │ │ cmpeq r5, r0, asr r0 │ │ │ │ │ addeq r2, r0, r8, lsr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsl ip │ │ │ │ │ cmpeq r5, r0, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r1, r6, r8, sl │ │ │ │ │ + adcseq r1, r6, r8, ror #20 │ │ │ │ │ cmpeq r7, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01559090 │ │ │ │ │ cmpeq r5, r8, ror r0 │ │ │ │ │ @ instruction: 0x009a7cd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r8, lsl ip │ │ │ │ │ @@ -3505888,18 +3505888,18 @@ │ │ │ │ │ cmpeq r7, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror r1 │ │ │ │ │ cmpeq r5, r8, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r5, r8, asr #24 │ │ │ │ │ + adcseq sl, r5, r8, ror ip │ │ │ │ │ @ instruction: 0x01574c98 │ │ │ │ │ cmpeq r5, r8, ror pc │ │ │ │ │ - sbceq r3, r2, r0, lsr #2 │ │ │ │ │ + sbceq r3, r2, r8, asr #2 │ │ │ │ │ cmpeq r5, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r5, r8, lsr r1 │ │ │ │ │ @ instruction: 0x01574c98 │ │ │ │ │ cmpeq r5, r0, asr #2 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ cmpeq r5, r8, asr #2 │ │ │ │ │ @@ -3506152,15 +3506152,15 @@ │ │ │ │ │ cmpeq r7, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #10 │ │ │ │ │ cmpeq r5, r8, lsr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq r2, [lr], r8 @ │ │ │ │ │ + adceq r3, lr, r0, lsl r0 │ │ │ │ │ ldrheq r4, [r7, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #10 │ │ │ │ │ cmpeq r5, r8, asr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3506376,15 +3506376,15 @@ │ │ │ │ │ cmpeq r5, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #17 │ │ │ │ │ ldrheq r9, [r5, #-136] @ 0xffffff78 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r8, asr #23 │ │ │ │ │ + adceq r6, pc, r8, lsl #22 │ │ │ │ │ cmpeq r7, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #17 │ │ │ │ │ ldrsbeq r9, [r5, #-136] @ 0xffffff78 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3506484,15 +3506484,15 @@ │ │ │ │ │ cmpeq r5, r0, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror sl │ │ │ │ │ cmpeq r5, r8, ror #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r4, r0, lsr #7 │ │ │ │ │ - adceq pc, pc, r0, ror #17 │ │ │ │ │ + strhteq pc, [pc], r0 @ │ │ │ │ │ @ instruction: 0x01574e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #21 │ │ │ │ │ @@ -3506872,15 +3506872,15 @@ │ │ │ │ │ rscseq sl, sl, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #1 │ │ │ │ │ cmpeq r5, r8, ror r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, lsr r6 │ │ │ │ │ + strdeq r3, [lr], r8 @ │ │ │ │ │ @ instruction: 0x01575098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr #1 │ │ │ │ │ @ instruction: 0x0155a098 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3507134,15 +3507134,15 @@ │ │ │ │ │ cmpeq r7, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0155a498 │ │ │ │ │ @ instruction: 0x0155a490 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r2, r0, rrx │ │ │ │ │ + adcseq r4, r2, r0, lsl #1 │ │ │ │ │ cmpeq r7, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [r5, #-72] @ 0xffffffb8 │ │ │ │ │ ldrheq sl, [r5, #-64] @ 0xffffffc0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3507304,15 +3507304,15 @@ │ │ │ │ │ cmpeq r7, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #14 │ │ │ │ │ cmpeq r5, r8, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, asr #8 │ │ │ │ │ + adcseq r8, r5, r0, lsl r4 │ │ │ │ │ cmpeq r7, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr r7 │ │ │ │ │ @@ -3507446,15 +3507446,15 @@ │ │ │ │ │ cmpeq r5, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror r9 │ │ │ │ │ cmpeq r5, r0, ror r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r8, asr #27 │ │ │ │ │ + umlalseq r2, r6, r8, sp │ │ │ │ │ cmpeq r7, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0155a998 │ │ │ │ │ @ instruction: 0x0155a990 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3508096,15 +3508096,15 @@ │ │ │ │ │ cmpeq r5, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr #7 │ │ │ │ │ @ instruction: 0x0155b398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r0, ror #28 │ │ │ │ │ + ldrshteq r0, [r0], r0 │ │ │ │ │ cmpeq r7, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #7 │ │ │ │ │ ldrheq fp, [r5, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3508132,15 +3508132,15 @@ │ │ │ │ │ cmpeq r5, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr r4 │ │ │ │ │ cmpeq r5, r8, lsr #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, pc, r8, asr #21 │ │ │ │ │ + strdeq r7, [pc], r8 @ │ │ │ │ │ ldrheq r5, [r7, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #8 │ │ │ │ │ @@ -3508194,15 +3508194,15 @@ │ │ │ │ │ ldrsbeq r5, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #10 │ │ │ │ │ cmpeq r5, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, pc, r8, asr r0 @ │ │ │ │ │ + adceq r7, pc, r8, lsr #32 │ │ │ │ │ cmpeq r7, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #10 │ │ │ │ │ @@ -3508258,15 +3508258,15 @@ │ │ │ │ │ cmpeq r7, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #12 │ │ │ │ │ cmpeq r5, r0, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r9, sp, r0, lsr #8 │ │ │ │ │ + umlaleq r9, sp, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #12 │ │ │ │ │ @@ -3508537,15 +3508537,15 @@ │ │ │ │ │ cmpeq r5, r8, ror #20 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ cmpeq r5, r8, ror sl │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq r0, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r0, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [r5, #-168] @ 0xffffff58 │ │ │ │ │ @ instruction: 0x0155ba98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r2, r0, asr #4 │ │ │ │ │ @@ -3508563,15 +3508563,15 @@ │ │ │ │ │ ldrsbeq fp, [r5, #-160] @ 0xffffff60 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ ldrsbeq fp, [r5, #-168] @ 0xffffff58 │ │ │ │ │ @ instruction: 0x012fd468 │ │ │ │ │ cmpeq r5, r0, ror #21 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ cmpeq r5, r8, ror #21 │ │ │ │ │ - strdeq r0, [r0], #128 @ 0x80 │ │ │ │ │ + sbceq r0, r0, r8, lsl r9 │ │ │ │ │ ldrsheq fp, [r5, #-160] @ 0xffffff60 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r5, r9, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3508862,15 +3508862,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0155bf98 │ │ │ │ │ @ instruction: 0x0155bf90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r6, r8, ror r8 │ │ │ │ │ + adcseq r4, r6, r8, asr #16 │ │ │ │ │ cmpeq r7, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [r5, #-240] @ 0xffffff10 │ │ │ │ │ @@ -3508898,47 +3508898,47 @@ │ │ │ │ │ cmpeq r5, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #32 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r0, lsl #29 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db12e4 │ │ │ │ │ + ldclcc 2, cr8, [r0], {228} @ 0xe4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #32 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r0, lsl #29 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db12fc │ │ │ │ │ + ldclcc 2, cr8, [r0], {252} @ 0xfc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, rrx │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r0, lsl #30 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1314 │ │ │ │ │ + ldclcc 3, cr8, [r0], {20} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #1 │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r8, lsl #30 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1334 │ │ │ │ │ + ldclcc 3, cr8, [r0], {52} @ 0x34 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #1 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr #30 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db133c │ │ │ │ │ + ldclcc 3, cr8, [r0], {60} @ 0x3c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r1, r1, r9, lsl #25 │ │ │ │ │ cmpeq r5, r0, lsl r0 │ │ │ │ │ addseq r5, fp, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3508946,55 +3508946,55 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #1 │ │ │ │ │ andseq pc, ip, r5, lsr #2 │ │ │ │ │ cmpeq r5, r0, lsl #1 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db135c │ │ │ │ │ + ldclcc 3, cr8, [r0], {92} @ 0x5c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #2 │ │ │ │ │ eoreq fp, r0, r1, ror #9 │ │ │ │ │ cmpeq r5, r8, lsl #1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db137c │ │ │ │ │ + ldclcc 3, cr8, [r0], {124} @ 0x7c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #2 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr #1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1384 │ │ │ │ │ + ldclcc 3, cr8, [r0], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #2 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ cmpeq r5, r0, lsl r1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1390 │ │ │ │ │ + ldclcc 3, cr8, [r0], {144} @ 0x90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #2 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ cmpeq r5, r0, lsl r1 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db139c │ │ │ │ │ + ldclcc 3, cr8, [r0], {156} @ 0x9c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #3 │ │ │ │ │ eoreq r4, r0, sp, lsr fp │ │ │ │ │ ldrheq sp, [r5, #-24] @ 0xffffffe8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db13a8 │ │ │ │ │ + ldclcc 3, cr8, [r0], {168} @ 0xa8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ eoreq r3, r4, r1, lsl #11 │ │ │ │ │ cmpeq r5, r8, ror r2 │ │ │ │ │ addseq r6, sl, r0, asr #17 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509010,15 +3509010,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #4 │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r5, r0, asr r8 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db159c │ │ │ │ │ + ldclcc 5, cr8, [r0], {156} @ 0x9c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbbeq sp, lr, r0, r4 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3509026,39 +3509026,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #4 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, ror #19 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1634 │ │ │ │ │ + ldclcc 6, cr8, [r0], {52} @ 0x34 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #4 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsheq sp, [r5, #-152] @ 0xffffff68 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db163c │ │ │ │ │ + ldclcc 6, cr8, [r0], {60} @ 0x3c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #4 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsl fp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1658 │ │ │ │ │ + ldclcc 6, cr8, [r0], {88} @ 0x58 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #5 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr #22 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1660 │ │ │ │ │ + ldclcc 6, cr8, [r0], {96} @ 0x60 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #5 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r8, asr fp │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509066,47 +3509066,47 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #5 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ @ instruction: 0x0155db90 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1674 │ │ │ │ │ + ldclcc 6, cr8, [r0], {116} @ 0x74 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #5 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ @ instruction: 0x0155db90 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db168c │ │ │ │ │ + ldclcc 6, cr8, [r0], {140} @ 0x8c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #6 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ @ instruction: 0x0155db90 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db16a4 │ │ │ │ │ + ldclcc 6, cr8, [r0], {164} @ 0xa4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #6 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ cmpeq r5, r0, ror #23 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db16bc │ │ │ │ │ + ldclcc 6, cr8, [r0], {188} @ 0xbc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #6 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ cmpeq r5, r0, ror #23 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db16c8 │ │ │ │ │ + ldclcc 6, cr8, [r0], {200} @ 0xc8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, lsl r9 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrheq sp, [r5, #-240] @ 0xffffff10 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509114,15 +3509114,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #7 │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r5, r0, lsr r0 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1848 │ │ │ │ │ + ldclcc 8, cr8, [r0], {72} @ 0x48 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ hvceq 60760 @ 0xed58 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3509130,39 +3509130,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #7 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ ldrsheq lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db18e0 │ │ │ │ │ + ldclcc 8, cr8, [r0], {224} @ 0xe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #7 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsl #4 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db18e8 │ │ │ │ │ + ldclcc 8, cr8, [r0], {232} @ 0xe8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #8 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, lsr #6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1904 │ │ │ │ │ + @ instruction: 0x3cd08904 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #8 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr r3 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db190c │ │ │ │ │ + @ instruction: 0x3cd0890c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #8 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r8, ror #6 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509170,47 +3509170,47 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #8 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r0, lsr #7 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1920 │ │ │ │ │ + @ instruction: 0x3cd08920 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #9 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r0, lsr #7 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1938 │ │ │ │ │ + @ instruction: 0x3cd08938 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #9 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r0, lsr #7 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1950 │ │ │ │ │ + @ instruction: 0x3cd08950 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #9 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ cmpeq r5, r0, lsr #8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1968 │ │ │ │ │ + @ instruction: 0x3cd08968 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #10 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ cmpeq r5, r0, lsr #8 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1974 │ │ │ │ │ + @ instruction: 0x3cd08974 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01542990 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r0, lsr #16 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509218,15 +3509218,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #10 │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ @ instruction: 0x0155e898 │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1afc │ │ │ │ │ + vldmiacc r0, {s17-s268} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ hvceq 60768 @ 0xed60 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3509234,39 +3509234,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #10 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r0, ror #20 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1b94 │ │ │ │ │ + vldmiacc r0, {d24-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #11 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, ror sl │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1b9c │ │ │ │ │ + vldmiacc r0, {d24-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #11 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ @ instruction: 0x0155eb90 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1bb8 │ │ │ │ │ + vldmiacc r0, {d24-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #11 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r0, lsr #23 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1bc0 │ │ │ │ │ + vldmiacc r0, {d24-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #11 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ ldrsbeq lr, [r5, #-176] @ 0xffffff50 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509274,47 +3509274,47 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #12 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r8, lsl #24 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1bd4 │ │ │ │ │ + vldmiacc r0, {d24-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #12 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r8, lsl #24 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1bec │ │ │ │ │ + vldmiacc r0, {d24-} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #12 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r8, lsl #24 │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1c04 │ │ │ │ │ + ldclcc 12, cr8, [r0], {4} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #12 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ cmpeq r5, r8, lsl #25 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1c1c │ │ │ │ │ + ldclcc 12, cr8, [r0], {28} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #13 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ cmpeq r5, r8, lsl #25 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1c28 │ │ │ │ │ + ldclcc 12, cr8, [r0], {40} @ 0x28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ cmpeq r4, r8, lsl #20 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r8, lsl #1 @ │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509322,15 +3509322,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #13 │ │ │ │ │ andseq r4, pc, r5, ror r1 @ │ │ │ │ │ cmpeq r5, r0, lsl #2 @ │ │ │ │ │ addseq r5, fp, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1da8 │ │ │ │ │ + ldclcc 13, cr8, [r0], {168} @ 0xa8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq sl, r0, r1, lsl #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq lr, r8, ror #14 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ @@ -3509338,39 +3509338,39 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #14 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ @ instruction: 0x0155f298 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1e40 │ │ │ │ │ + ldclcc 14, cr8, [r0], {64} @ 0x40 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #14 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ cmpeq r5, r8, lsr #5 @ │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1e48 │ │ │ │ │ + ldclcc 14, cr8, [r0], {72} @ 0x48 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #14 │ │ │ │ │ strhteq r4, [r0], -r9 │ │ │ │ │ cmpeq r5, r8, asr #7 @ │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1e64 │ │ │ │ │ + ldclcc 14, cr8, [r0], {100} @ 0x64 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #14 │ │ │ │ │ strdeq r3, [r0], -r1 @ │ │ │ │ │ ldrsbeq pc, [r5, #-56] @ 0xffffffc8 @ │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1e6c │ │ │ │ │ + ldclcc 14, cr8, [r0], {108} @ 0x6c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #15 │ │ │ │ │ eoreq r1, r0, r9, ror #23 │ │ │ │ │ cmpeq r5, r8, lsl #8 @ │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3509378,47 +3509378,47 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #15 │ │ │ │ │ ldrheq r2, [sp], -sp │ │ │ │ │ cmpeq r5, r0, asr #8 @ │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1e80 │ │ │ │ │ + ldclcc 14, cr8, [r0], {128} @ 0x80 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #15 │ │ │ │ │ andseq pc, ip, r5, asr #1 │ │ │ │ │ cmpeq r5, r0, asr #8 @ │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1e98 │ │ │ │ │ + ldclcc 14, cr8, [r0], {152} @ 0x98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #15 │ │ │ │ │ @ instruction: 0x001d05f5 │ │ │ │ │ cmpeq r5, r0, asr #8 @ │ │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1eb0 │ │ │ │ │ + ldclcc 14, cr8, [r0], {176} @ 0xb0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl #16 │ │ │ │ │ mlaeq r0, r1, r2, r5 │ │ │ │ │ @ instruction: 0x0155f490 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1ec8 │ │ │ │ │ + ldclcc 14, cr8, [r0], {200} @ 0xc8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #20 │ │ │ │ │ eoreq r0, r1, r5, lsl r2 │ │ │ │ │ @ instruction: 0x0155f490 │ │ │ │ │ addseq r5, fp, r8, lsl lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - svccc 0x00db1ed4 │ │ │ │ │ + ldclcc 14, cr8, [r0], {212} @ 0xd4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq fp, r0, r1, lsl #10 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x014c9691 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3510085,15 +3510085,15 @@ │ │ │ │ │ cmpeq r5, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #12 │ │ │ │ │ cmpeq r5, r8, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, asr #29 │ │ │ │ │ + umlalseq r7, r6, r0, lr │ │ │ │ │ cmpeq r7, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #12 │ │ │ │ │ cmpeq r5, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3510121,15 +3510121,15 @@ │ │ │ │ │ ldrheq sp, [r5, #-96] @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r5, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r5, #-96] @ 0xffffffa0 │ │ │ │ │ cmpeq r5, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r7, [r6], r0 │ │ │ │ │ + adcseq r7, r6, r0, lsr #24 │ │ │ │ │ cmpeq r7, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r5, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #13 │ │ │ │ │ @@ -3510367,15 +3510367,15 @@ │ │ │ │ │ ldrsbeq r5, [r7, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0155da90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #21 │ │ │ │ │ cmpeq r5, r0, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, asr #2 │ │ │ │ │ + adcseq r8, r5, r0, lsr #3 │ │ │ │ │ ldrsheq r5, [r7, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r5, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [r5, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #21 │ │ │ │ │ @@ -3510843,15 +3510843,15 @@ │ │ │ │ │ cmpeq r7, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsl r2 │ │ │ │ │ cmpeq r5, r0, lsl r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r1, [r0], r0 │ │ │ │ │ + adcseq r1, r0, r0, ror #7 │ │ │ │ │ cmpeq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr r2 │ │ │ │ │ cmpeq r5, r0, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3511655,15 +3511655,15 @@ │ │ │ │ │ cmpeq r5, r8, asr #29 │ │ │ │ │ cmpeq r5, r0, asr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq lr, [r5, #-232] @ 0xffffff18 │ │ │ │ │ cmpeq r5, r0, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sp, r8, lsr #19 │ │ │ │ │ - adcseq r8, r5, r8, asr ip │ │ │ │ │ + adcseq r8, r5, r8, lsl #25 │ │ │ │ │ cmpeq r7, r0, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r5, #-224] @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, ror #29 │ │ │ │ │ cmpeq r5, r0, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3511967,15 +3511967,15 @@ │ │ │ │ │ cmpeq r5, r8, lsl #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0155f390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #7 @ │ │ │ │ │ cmpeq r5, r0, lsr #7 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r8, asr #25 │ │ │ │ │ + umlalseq r0, r0, r8, ip @ │ │ │ │ │ cmpeq r7, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [r5, #-48] @ 0xffffffd0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [r5, #-56] @ 0xffffffc8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #7 @ │ │ │ │ │ @@ -3512319,15 +3512319,15 @@ │ │ │ │ │ cmpeq r5, r8, lsl #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsl r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr #18 @ │ │ │ │ │ cmpeq r5, r0, lsr #18 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r8, asr lr │ │ │ │ │ + adcseq r2, r6, r8, lsl #29 │ │ │ │ │ cmpeq r7, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #18 @ │ │ │ │ │ @@ -3512619,15 +3512619,15 @@ │ │ │ │ │ cmpeq r7, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, asr #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [r5, #-216] @ 0xffffff28 @ │ │ │ │ │ ldrsbeq pc, [r5, #-208] @ 0xffffff30 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r1, r0, lsl r7 │ │ │ │ │ + adcseq r1, r1, r8, ror #14 │ │ │ │ │ cmpeq r7, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r5, r0, ror #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [r5, #-208] @ 0xffffff30 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r2, [r4, #-168] @ 0xffffff58 │ │ │ │ │ @@ -3512767,15 +3512767,15 @@ │ │ │ │ │ cmpeq r6, r0 │ │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ │ cmpeq r4, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsr #32 │ │ │ │ │ cmpeq r6, r0, lsr #32 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, ror #24 │ │ │ │ │ + adcseq r6, r0, r0, asr #25 │ │ │ │ │ cmpeq r7, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr #32 │ │ │ │ │ @@ -3512879,15 +3512879,15 @@ │ │ │ │ │ cmpeq r4, r8, asr #27 │ │ │ │ │ ldrsbeq r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ │ sbcseq r8, r4, r0, asr sp │ │ │ │ │ adcseq r9, r6, r8, ror r1 │ │ │ │ │ ldrsheq r2, [r4, #-208] @ 0xffffff30 │ │ │ │ │ cmpeq r6, r8, ror #3 │ │ │ │ │ ldrsheq r2, [r4, #-208] @ 0xffffff30 │ │ │ │ │ - adcseq sl, r0, r0, lsr pc │ │ │ │ │ + adcseq sl, r0, r0, lsl #30 │ │ │ │ │ cmpeq r4, r8, lsl lr │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r4, r8, lsl lr │ │ │ │ │ cmpeq r6, r0, lsl #4 │ │ │ │ │ cmpeq r6, r8, lsr #3 │ │ │ │ │ adcseq ip, r7, r0, asr #30 │ │ │ │ │ cmpeq r4, r0, asr #28 │ │ │ │ │ @@ -3513517,15 +3513517,15 @@ │ │ │ │ │ cmpeq r7, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror #23 │ │ │ │ │ ldrsbeq r0, [r6, #-184] @ 0xffffff48 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r8, lsl #30 │ │ │ │ │ + adceq fp, pc, r8, ror #30 │ │ │ │ │ cmpeq r7, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [r6, #-176] @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [r6, #-184] @ 0xffffff48 │ │ │ │ │ @@ -3514814,15 +3514814,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strdeq sp, [lr, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - sbceq r3, r2, r8, lsr #16 │ │ │ │ │ + sbceq r3, r2, r8, ror r8 │ │ │ │ │ smlalbbeq r4, ip, r9, r8 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ sbceq fp, r0, r8, asr #22 │ │ │ │ │ smlalbbeq r6, ip, r5, sp │ │ │ │ │ @@ -3514916,15 +3514916,15 @@ │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r4, [r5], #0 @ │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r3, r2, r8, fp │ │ │ │ │ + sbceq r3, r2, r0, asr #23 │ │ │ │ │ smlaltbeq fp, fp, sp, r6 @ │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3515069,15 +3515069,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r5, r7, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ - strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq pc, r2, r8, asr #27 │ │ │ │ │ cmpeq ip, r5, asr r2 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r2, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3515087,15 +3515087,15 @@ │ │ │ │ │ andeq sl, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbteq sp, lr, r8, sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - strheq r9, [r2], #112 @ 0x70 │ │ │ │ │ + ldrdeq r9, [r2], #120 @ 0x78 │ │ │ │ │ cmpeq fp, r5, lsr #8 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ │ adcseq r2, r4, r8, lsr #31 │ │ │ │ │ cmpeq ip, sp, asr fp │ │ │ │ │ @@ -3515135,15 +3515135,15 @@ │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbteq r3, pc, r8, r3 @ │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - smulleq r5, r2, r0, r9 │ │ │ │ │ + sbceq r5, r2, r8, ror #18 │ │ │ │ │ cmpeq ip, r1, lsr #4 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3515323,15 +3515323,15 @@ │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ cmpeq r6, r8, ror r8 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ │ @ instruction: 0x01562890 │ │ │ │ │ ... │ │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ │ - adcseq r9, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq r9, [pc], r8 │ │ │ │ │ strdeq ip, [ip, #-61] @ 0xffffffc3 │ │ │ │ │ cmpeq r4, r0, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3516152,15 +3516152,15 @@ │ │ │ │ │ ldrsheq r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ ldrsheq r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r6, r0, lsl #12 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ cmpeq r6, r8, lsl #12 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ cmpeq r6, r0, ror r7 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ cmpeq r6, r8, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011479b8 │ │ │ │ │ ldrheq r6, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ cmpeq r6, r0, lsr #25 │ │ │ │ │ @@ -3516258,15 +3516258,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr #3 │ │ │ │ │ cmpeq r6, r8, lsr #15 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrheq r3, [r6, #-112] @ 0xffffff90 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ ldrheq r3, [r6, #-120] @ 0xffffff88 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ cmpeq r6, r0, asr #15 │ │ │ │ │ tsteq r0, r8, ror #27 │ │ │ │ │ cmpeq r6, r8, asr #15 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ cmpeq r6, r8, ror #15 │ │ │ │ │ @@ -3516277,15 +3516277,15 @@ │ │ │ │ │ rscseq r3, fp, r0, lsl #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r3, fp, r8, r6 │ │ │ │ │ cmpeq r6, r0, lsl #16 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ ldrsheq r3, [r6, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r5, r0, asr r4 │ │ │ │ │ + umlalseq r2, r5, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror #7 │ │ │ │ │ cmpeq r6, r8, lsl #16 │ │ │ │ │ sbceq r2, r1, r0, lsl #11 │ │ │ │ │ cmpeq r6, r0, lsl r8 │ │ │ │ │ sbcseq ip, r4, r8, ror #3 │ │ │ │ │ cmpeq r6, r8, lsl r8 │ │ │ │ │ adcseq sp, pc, r0, asr sp @ │ │ │ │ │ @@ -3516487,15 +3516487,15 @@ │ │ │ │ │ cmpeq r6, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr #22 │ │ │ │ │ cmpeq r6, r0, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsr r2 │ │ │ │ │ + umlalseq r6, r6, r8, r2 @ │ │ │ │ │ cmpeq r7, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror #22 │ │ │ │ │ @@ -3516530,15 +3516530,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsl #24 │ │ │ │ │ ldrsheq r3, [r6, #-176] @ 0xffffff50 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r6, r8, ror #23 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r3, r2, r8, fp │ │ │ │ │ + sbceq r3, r2, r0, asr #23 │ │ │ │ │ ldrsheq r3, [r6, #-184] @ 0xffffff48 │ │ │ │ │ cmpeq r6, r0, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3516623,15 +3516623,15 @@ │ │ │ │ │ cmpeq r7, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r6, #-208] @ 0xffffff30 │ │ │ │ │ cmpeq r6, r0, ror #26 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq fp, r5, r0, ror #17 │ │ │ │ │ + adcseq fp, r5, r0, lsl r9 │ │ │ │ │ cmpeq r6, r0, lsr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r3, [r6, #-184] @ 0xffffff48 │ │ │ │ │ cmpeq r6, r8, lsr #27 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ cmpeq r6, r0, ror sp │ │ │ │ │ cmpeq r6, r8, ror r3 │ │ │ │ │ @@ -3516680,15 +3516680,15 @@ │ │ │ │ │ cmpeq r6, r0, lsr lr │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r6, r8, lsl lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r6, r0, asr #28 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r6, r8, lsr #28 │ │ │ │ │ - smulleq r3, r2, r8, fp │ │ │ │ │ + sbceq r3, r2, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3517490,26 +3517490,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq r4, [r6, #-168] @ 0xffffff58 │ │ │ │ │ cmpeq r6, r0, ror sl │ │ │ │ │ cmpeq r6, r8, asr #21 │ │ │ │ │ cmpeq r6, r8, ror #21 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsheq r4, [r6, #-160] @ 0xffffff60 │ │ │ │ │ - strheq r4, [r0], #232 @ 0xe8 │ │ │ │ │ + sbceq r4, r0, r0, ror #29 │ │ │ │ │ ldrsbeq r4, [r6, #-168] @ 0xffffff58 │ │ │ │ │ cmpeq r6, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr fp │ │ │ │ │ cmpeq r6, r8, lsl fp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq sp, r0, r8, lsr r8 │ │ │ │ │ + umlalseq sp, r0, r8, r8 │ │ │ │ │ cmpeq r6, r0, ror #21 │ │ │ │ │ cmpeq r6, r8, lsr #22 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r6, r0, lsl fp │ │ │ │ │ cmpeq r6, r0, ror r9 │ │ │ │ │ cmpeq r6, r8, lsr fp │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -3517678,15 +3517678,15 @@ │ │ │ │ │ cmpeq r6, r8, lsl #24 │ │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ │ ldrsbeq r4, [r6, #-208] @ 0xffffff30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq r4, [r6, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r7, r0, asr #14 │ │ │ │ │ cmpeq r6, r0, ror #27 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ ldrsheq r4, [r6, #-208] @ 0xffffff30 │ │ │ │ │ cmpeq r6, r8, ror #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ ldrsheq r4, [r6, #-216] @ 0xffffff28 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmpeq r6, r0, lsl #28 │ │ │ │ │ @@ -3517792,15 +3517792,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [r6, #-248] @ 0xffffff08 │ │ │ │ │ cmpeq r6, r8, lsr #31 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r6, r0, lsr #31 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq pc, r2, r8, asr #27 │ │ │ │ │ ldrheq r4, [r6, #-240] @ 0xffffff10 │ │ │ │ │ @ instruction: 0x01564f98 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3517891,15 +3517891,15 @@ │ │ │ │ │ cmpeq r7, r0, lsl #16 │ │ │ │ │ cmpeq r6, r0, asr #27 │ │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ │ cmpeq r6, r0, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r6, r0, lsr r1 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq sl, r6, r0, lsl #25 │ │ │ │ │ + adcseq sl, r6, r0, asr ip │ │ │ │ │ cmpeq r6, r0, lsl r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x01564f90 │ │ │ │ │ cmpeq r6, r8, ror r1 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ cmpeq r6, r0, asr #2 │ │ │ │ │ cmpeq r6, r0, lsl #11 │ │ │ │ │ @@ -3517948,15 +3517948,15 @@ │ │ │ │ │ cmpeq r6, r0, lsl #4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r6, r8, ror #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r6, r0, lsl r2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsheq r5, [r6, #-24] @ 0xffffffe8 │ │ │ │ │ - strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq pc, r2, r8, asr #27 │ │ │ │ │ cmpeq r6, r0, lsr #4 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ cmpeq r6, r8, lsr #4 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ cmpeq r6, r0, lsr r2 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ cmpeq r6, r8, lsr r2 │ │ │ │ │ @@ -3518296,26 +3518296,26 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, asr r7 │ │ │ │ │ cmpeq r6, r8, lsl #14 │ │ │ │ │ cmpeq r6, r0, ror #14 │ │ │ │ │ cmpeq r6, r0, lsl #15 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r6, r8, lsl #15 │ │ │ │ │ - sbceq r8, r0, r0, lsr r5 │ │ │ │ │ + sbceq r8, r0, r8, lsl #10 │ │ │ │ │ cmpeq r6, r0, ror r7 │ │ │ │ │ cmpeq r6, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01565798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, ror #15 │ │ │ │ │ ldrheq r5, [r6, #-112] @ 0xffffff90 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ - adcseq r2, r1, r8, ror #8 │ │ │ │ │ + adcseq r2, r1, r0, asr #8 │ │ │ │ │ cmpeq r6, r8, ror r7 │ │ │ │ │ cmpeq r6, r0, asr #15 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r6, r8, lsr #15 │ │ │ │ │ cmpeq r6, r8, lsl #12 │ │ │ │ │ ldrsbeq r5, [r6, #-112] @ 0xffffff90 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @@ -3518329,15 +3518329,15 @@ │ │ │ │ │ cmpeq r6, r0, lsl #16 │ │ │ │ │ ldrsheq r5, [r6, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq r0, [sp, -r8] │ │ │ │ │ ldrsbeq r6, [r7, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsl r8 │ │ │ │ │ - ldrdeq r2, [ip], r8 @ │ │ │ │ │ + adceq r2, ip, r0, lsl #8 │ │ │ │ │ cmpeq r6, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsr #16 │ │ │ │ │ @@ -3518471,15 +3518471,15 @@ │ │ │ │ │ cmpeq r6, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr #20 │ │ │ │ │ cmpeq r6, r0, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r8, rrx │ │ │ │ │ + adceq r5, pc, r8, ror #1 │ │ │ │ │ cmpeq r7, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror #20 │ │ │ │ │ @@ -3519139,15 +3519139,15 @@ │ │ │ │ │ cmpeq r6, r0, lsr #9 │ │ │ │ │ addeq r4, r3, r8, lsl #12 │ │ │ │ │ cmpeq r6, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [r6, #-72] @ 0xffffffb8 │ │ │ │ │ ldrheq r6, [r6, #-64] @ 0xffffffc0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r8, lsl #13 │ │ │ │ │ + ldrhteq r4, [r0], r8 │ │ │ │ │ cmpeq r7, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [r6, #-72] @ 0xffffffb8 │ │ │ │ │ @@ -3519473,15 +3519473,15 @@ │ │ │ │ │ rscseq sl, sl, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [r6, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [r6, #-144] @ 0xffffff70 │ │ │ │ │ cmpeq r6, r8, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, ror r1 │ │ │ │ │ + adcseq r6, r6, r8, ror #4 │ │ │ │ │ ldrheq r6, [r7, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsl #20 │ │ │ │ │ adceq r9, lr, r0, lsr #16 │ │ │ │ │ cmpeq r6, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #20 │ │ │ │ │ @@ -3519671,15 +3519671,15 @@ │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ cmpeq r6, r0, lsl sp │ │ │ │ │ ldrsheq r6, [r6, #-192] @ 0xffffff40 │ │ │ │ │ cmpeq r6, r8, lsl #26 │ │ │ │ │ ldrsheq r6, [r6, #-200] @ 0xffffff38 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsr r0 │ │ │ │ │ - adceq r1, ip, r0, lsr #8 │ │ │ │ │ + adceq r1, ip, r8, ror #8 │ │ │ │ │ cmpeq r6, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr #26 │ │ │ │ │ @@ -3521111,15 +3521111,15 @@ │ │ │ │ │ cmpeq r6, r0, lsl #7 │ │ │ │ │ cmpeq r6, r8, ror r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, r5, r0, ror #29 │ │ │ │ │ cmpeq r7, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01568390 │ │ │ │ │ - adcseq r5, r1, r8, lsl #26 │ │ │ │ │ + ldrshteq r5, [r1], r8 │ │ │ │ │ cmpeq r6, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsl r5 │ │ │ │ │ cmpeq r6, r0, lsr #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01108b98 │ │ │ │ │ @ instruction: 0x01576e90 │ │ │ │ │ @@ -3521302,15 +3521302,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01568698 │ │ │ │ │ cmpeq r6, r8, lsl #13 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r6, r0, lsl #13 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r5, r2, r0, r9 │ │ │ │ │ + sbceq r5, r2, r8, ror #18 │ │ │ │ │ @ instruction: 0x01568690 │ │ │ │ │ cmpeq r6, r8, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3521337,15 +3521337,15 @@ │ │ │ │ │ ldrsheq r8, [r6, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl r7 │ │ │ │ │ cmpeq r6, r0, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, ror fp │ │ │ │ │ - adcseq lr, r5, r0, asr sl │ │ │ │ │ + adcseq lr, r5, r0, lsl #21 │ │ │ │ │ ldrsheq r6, [r7, #-224] @ 0xffffff20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr r7 │ │ │ │ │ @@ -3521395,15 +3521395,15 @@ │ │ │ │ │ cmpeq r6, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #17 │ │ │ │ │ ldrsheq r8, [r6, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adcseq sp, r5, r8, ror #27 │ │ │ │ │ + ldrhteq sp, [r5], r8 │ │ │ │ │ cmpeq r6, r8, lsl r5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror r6 │ │ │ │ │ cmpeq r6, r0, asr #16 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ cmpeq r6, r8, lsl #16 │ │ │ │ │ cmpeq r6, r8, ror r8 │ │ │ │ │ @@ -3521452,15 +3521452,15 @@ │ │ │ │ │ cmpeq r6, r8, asr #17 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrheq r8, [r6, #-128] @ 0xffffff80 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbeq r8, [r6, #-136] @ 0xffffff78 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r6, r0, asr #17 │ │ │ │ │ - smulleq r5, r2, r0, r9 │ │ │ │ │ + sbceq r5, r2, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [r6, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [r6, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3521641,15 +3521641,15 @@ │ │ │ │ │ ldrheq r8, [r6, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #25 │ │ │ │ │ ldrsheq r8, [r6, #-176] @ 0xffffff50 │ │ │ │ │ @ instruction: 0x011cc5f8 │ │ │ │ │ cmpeq r6, r8, ror #23 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ - ldrdeq r5, [sp], r8 @ │ │ │ │ │ + adceq r5, sp, r8, ror #15 │ │ │ │ │ cmpeq r6, r8, lsl r9 │ │ │ │ │ cmpeq r6, r0, ror #23 │ │ │ │ │ cmpeq r6, r8, lsl r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strdeq r7, [r3], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r8, [r6, #-184] @ 0xffffff48 │ │ │ │ │ @@ -3521985,23 +3521985,23 @@ │ │ │ │ │ ldrheq r7, [r7, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsr r1 │ │ │ │ │ cmpeq r6, r0, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, lsl #22 │ │ │ │ │ + ldrsbteq r7, [r6], r0 │ │ │ │ │ cmpeq r7, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, asr r1 │ │ │ │ │ cmpeq r6, r0, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, lsr r8 │ │ │ │ │ + adcseq r0, r6, r0, ror r7 │ │ │ │ │ cmpeq r7, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror r1 │ │ │ │ │ @@ -3522738,15 +3522738,15 @@ │ │ │ │ │ cmpeq r6, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq r9, [r6, #-200] @ 0xffffff38 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsheq r9, [r6, #-192] @ 0xffffff40 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq r9, [pc], r8 │ │ │ │ │ cmpeq r6, r0, lsl #26 │ │ │ │ │ cmpeq r6, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r7, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3522833,15 +3522833,15 @@ │ │ │ │ │ cmpeq r6, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #30 │ │ │ │ │ cmpeq r6, r0, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r6, r0, ror lr │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ - adceq r6, pc, r0, lsl #29 │ │ │ │ │ + adceq r6, pc, r0, lsr #28 │ │ │ │ │ cmpeq r6, r0, lsl #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #25 │ │ │ │ │ ldrheq r9, [r6, #-232] @ 0xffffff18 │ │ │ │ │ addeq r1, r1, r8, asr r0 │ │ │ │ │ cmpeq r6, r0, lsl #29 │ │ │ │ │ @ instruction: 0x01567b98 │ │ │ │ │ @@ -3522890,15 +3522890,15 @@ │ │ │ │ │ cmpeq r6, r0, asr #30 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r6, r8, lsr #30 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r6, r0, asr pc │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r6, r8, lsr pc │ │ │ │ │ - adcseq r9, pc, r8, lsl #30 │ │ │ │ │ + ldrhteq r9, [pc], r8 │ │ │ │ │ cmpeq r6, r0, ror #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ │ ldrsbeq r7, [r7, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3524272,15 +3524272,15 @@ │ │ │ │ │ ldrsbeq fp, [r6, #-72] @ 0xffffffb8 │ │ │ │ │ ldrsheq r7, [r6, #-208] @ 0xffffff30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r8, r0, r0, lsl sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq fp, [r6, #-64] @ 0xffffffc0 │ │ │ │ │ ldrsheq fp, [r6, #-64] @ 0xffffffc0 │ │ │ │ │ - ldrshteq r8, [pc], r0 │ │ │ │ │ + adcseq r8, pc, r0, asr #18 │ │ │ │ │ ldrsheq fp, [r6, #-72] @ 0xffffffb8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r6, r0, lsl #10 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r6, r8, lsl #10 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r6, r0, lsr #10 │ │ │ │ │ @@ -3524368,15 +3524368,15 @@ │ │ │ │ │ cmpeq r6, r8, asr r6 │ │ │ │ │ sbceq sl, r0, r8, asr #17 │ │ │ │ │ cmpeq r6, r0, asr #12 │ │ │ │ │ ldrsheq fp, [r6, #-80] @ 0xffffffb0 │ │ │ │ │ cmpeq r6, r8, ror #12 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrshteq r8, [pc], r0 │ │ │ │ │ + adcseq r8, pc, r0, asr #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r4, r8, ror r3 │ │ │ │ │ cmpeq r6, r0, lsl #13 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrhteq r4, [r1], r8 │ │ │ │ │ cmpeq r6, r8, asr #12 │ │ │ │ │ @ instruction: 0x0156b690 │ │ │ │ │ @@ -3525164,15 +3525164,15 @@ │ │ │ │ │ ldrsheq ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ │ ldrheq ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, asr #28 │ │ │ │ │ ldrsheq ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ │ cmpeq r6, r8, asr #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, lsl ip │ │ │ │ │ + sbceq r5, r0, r8, lsr ip │ │ │ │ │ cmpeq r6, r8, ror #5 │ │ │ │ │ ldrsbeq ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, ror #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3525581,15 +3525581,15 @@ │ │ │ │ │ rscseq sl, sl, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, ror #18 │ │ │ │ │ cmpeq r6, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r6, r0, lsr r2 │ │ │ │ │ + adcseq r9, r6, r0, ror r2 │ │ │ │ │ cmpeq r7, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #19 │ │ │ │ │ cmpeq r6, r0, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3525689,15 +3525689,15 @@ │ │ │ │ │ cmpeq r7, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl fp │ │ │ │ │ cmpeq r6, r0, lsl fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, lsr lr │ │ │ │ │ + adcseq r9, r5, r0, lsl #28 │ │ │ │ │ cmpeq r7, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r0, lsr fp │ │ │ │ │ @@ -3526028,15 +3526028,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, lsl #3 │ │ │ │ │ cmpeq r6, r0, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x010cfe90 │ │ │ │ │ cmpeq r7, r8, ror #24 │ │ │ │ │ ldrheq ip, [r6, #-224] @ 0xffffff20 │ │ │ │ │ - sbceq r4, r0, r8, ror #23 │ │ │ │ │ + sbceq r4, r0, r0, lsl ip │ │ │ │ │ cmpeq r6, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r6, r0, ror r0 │ │ │ │ │ cmpeq r7, r8, ror #24 │ │ │ │ │ cmpeq r6, r8, ror r0 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r6, r0, lsl #1 │ │ │ │ │ @@ -3526058,15 +3526058,15 @@ │ │ │ │ │ cmpeq r6, r0, asr #1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r6, r8, ror r1 │ │ │ │ │ cmpeq r6, r8, asr #1 │ │ │ │ │ ldrsbeq sp, [r6, #-0] │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbeq sp, [r6, #-8] │ │ │ │ │ - sbceq r4, r0, r8, ror #23 │ │ │ │ │ + sbceq r4, r0, r0, lsl ip │ │ │ │ │ cmpeq r6, r0, lsr #2 │ │ │ │ │ cmpeq r6, r0, ror #1 │ │ │ │ │ cmpeq r6, r8, ror #1 │ │ │ │ │ strheq r5, [r0, #-192] @ 0xffffff40 │ │ │ │ │ ldrsheq sp, [r6, #-0] │ │ │ │ │ ldrdeq r5, [r0, #-200] @ 0xffffff38 │ │ │ │ │ ldrsheq sp, [r6, #-8] │ │ │ │ │ @@ -3528966,45 +3528966,45 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq r1, r0, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r6, r8, ror #28 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r8, ror #17 │ │ │ │ │ + ldccc 2, cr5, [lr, #32]! │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0156fe90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr5, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [r6, #-232] @ 0xffffff18 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbcmi lr, r8, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr5, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [r7, #-0] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdmi r4, [sl], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr11, [pc, #960]! @ 157028c <__bss_end__@@Base+0xe72bdc> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r3, r0, r1 │ │ │ │ │ @@ -3529128,155 +3529128,155 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [r7, #-8] │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c4c │ │ │ │ │ + stclcc 12, cr13, [r7], {76} @ 0x4c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c54 │ │ │ │ │ + stclcc 12, cr13, [r7], {84} @ 0x54 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr #2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c5c │ │ │ │ │ + stclcc 12, cr13, [r7], {92} @ 0x5c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c64 │ │ │ │ │ + stclcc 12, cr13, [r7], {100} @ 0x64 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01570198 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c6c │ │ │ │ │ + stclcc 12, cr13, [r7], {108} @ 0x6c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c74 │ │ │ │ │ + stclcc 12, cr13, [r7], {116} @ 0x74 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c7c │ │ │ │ │ + stclcc 12, cr13, [r7], {124} @ 0x7c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsl r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c84 │ │ │ │ │ + stclcc 12, cr13, [r7], {132} @ 0x84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsr r2 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c8c │ │ │ │ │ + stclcc 12, cr13, [r7], {140} @ 0x8c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror #4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c94 │ │ │ │ │ + stclcc 12, cr13, [r7], {148} @ 0x94 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26c9c │ │ │ │ │ + stclcc 12, cr13, [r7], {156} @ 0x9c │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r7, #-32] @ 0xffffffe0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26ca4 │ │ │ │ │ + stclcc 12, cr13, [r7], {164} @ 0xa4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [r7, #-40] @ 0xffffffd8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26cac │ │ │ │ │ + stclcc 12, cr13, [r7], {172} @ 0xac │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsl #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26cb4 │ │ │ │ │ + stclcc 12, cr13, [r7], {180} @ 0xb4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - svccc 0x00d26cbc │ │ │ │ │ + stclcc 12, cr13, [r7], {188} @ 0xbc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3530269,15 +3530269,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq sl, ip, r8, asr #22 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, lsl #9 │ │ │ │ │ + ldrshteq r0, [sl], #-48 @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strheq r0, [r8], r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ @@ -3530668,15 +3530668,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq pc, r7, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, lsl #7 │ │ │ │ │ + ldrshteq r0, [sl], #-32 @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq sp, r9, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ @@ -3532918,15 +3532918,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq pc, fp, r8, ror #6 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007a0398 │ │ │ │ │ + rsbseq r0, sl, r0, lsl #6 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, r7, r8, lsr r6 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ @@ -3536197,15 +3536197,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007a1190 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, lsr #7 │ │ │ │ │ + rsbseq r0, sl, r0, lsl r3 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq sp, [r9], r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -3537353,15 +3537353,15 @@ │ │ │ │ │ cmpeq r7, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsl #21 │ │ │ │ │ cmpeq r7, r0, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, sp, r8, lsr r6 │ │ │ │ │ + adceq ip, sp, r0, lsr #13 │ │ │ │ │ cmpeq r7, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01578a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsr #21 │ │ │ │ │ cmpeq r7, r0, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3537951,15 +3537951,15 @@ │ │ │ │ │ cmpeq r7, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror #7 │ │ │ │ │ ldrsbeq r9, [r7, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, lsl #4 │ │ │ │ │ + ldrsbteq pc, [r5], r8 @ │ │ │ │ │ cmpeq r7, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r7, #-56] @ 0xffffffc8 │ │ │ │ │ @@ -3538453,15 +3538453,15 @@ │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [r7, #-184] @ 0xffffff48 │ │ │ │ │ ldrheq r9, [r7, #-176] @ 0xffffff50 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, lr, r0, asr #12 │ │ │ │ │ + strhteq r5, [lr], r0 │ │ │ │ │ cmpeq r7, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [r7, #-176] @ 0xffffff50 │ │ │ │ │ @@ -3540054,15 +3540054,15 @@ │ │ │ │ │ cmpeq r7, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, asr #9 │ │ │ │ │ ldrheq fp, [r7, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r8, asr #4 │ │ │ │ │ + adcseq r4, r0, r8, ror #3 │ │ │ │ │ @ instruction: 0x0157a398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [r7, #-72] @ 0xffffffb8 │ │ │ │ │ @@ -3540576,15 +3540576,15 @@ │ │ │ │ │ cmpeq r7, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [r7, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, ror #25 │ │ │ │ │ cmpeq r7, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq pc, r4, r8, r3 @ │ │ │ │ │ + adcseq pc, r4, r8, lsr #5 │ │ │ │ │ cmpeq r7, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [r7, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [r7, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsl #26 │ │ │ │ │ @@ -3540967,15 +3540967,15 @@ │ │ │ │ │ cmpeq r7, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq ip, [r7, #-32] @ 0xffffffe0 │ │ │ │ │ cmpeq r7, r8, lsl #12 │ │ │ │ │ ldrsheq ip, [r7, #-40] @ 0xffffffd8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r7, r0, lsl #6 │ │ │ │ │ - sbceq sp, r2, r0, lsr #12 │ │ │ │ │ + sbceq sp, r2, r8, asr #12 │ │ │ │ │ cmpeq r7, r8, lsl #6 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r7, r0, lsl r3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r7, r8, lsl r3 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r7, r8, lsr #6 │ │ │ │ │ @@ -3541023,15 +3541023,15 @@ │ │ │ │ │ cmpeq r7, r8, asr #7 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r7, r0, ror #7 │ │ │ │ │ ldrsbeq ip, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ ldrsbeq ip, [r7, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r2, r0, lsr #12 │ │ │ │ │ + sbceq sp, r2, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq sl, r4, r0, lsr #17 │ │ │ │ │ ldrsheq ip, [r7, #-48] @ 0xffffffd0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3541545,15 +3541545,15 @@ │ │ │ │ │ cmpeq r7, r8, ror #8 │ │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ │ ldrsheq ip, [r7, #-184] @ 0xffffff48 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r7, r0, lsl #24 │ │ │ │ │ cmpeq r7, r8, asr r7 │ │ │ │ │ cmpeq r7, r8, lsl #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmpeq r7, r8, lsl ip │ │ │ │ │ cmpeq r7, r0, lsl ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ cmpeq r7, r0, lsr #24 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmpeq r7, r8, lsr #24 │ │ │ │ │ @@ -3542186,15 +3542186,15 @@ │ │ │ │ │ ldrsheq sp, [r7, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r7, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsl r6 │ │ │ │ │ cmpeq r7, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r9, pc, r8, lsl r6 @ │ │ │ │ │ + adceq r9, pc, r0, lsl #11 │ │ │ │ │ cmpeq r7, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsr #12 │ │ │ │ │ @@ -3542806,15 +3542806,15 @@ │ │ │ │ │ cmpeq r7, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, asr #31 │ │ │ │ │ ldrheq sp, [r7, #-248] @ 0xffffff08 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r8, ror r5 │ │ │ │ │ + ldrhteq r5, [r0], r8 │ │ │ │ │ cmpeq r7, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r7, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [r7, #-248] @ 0xffffff08 │ │ │ │ │ @@ -3543103,23 +3543103,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, lsl #11 │ │ │ │ │ cmpeq r7, r0, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq fp, fp, r8, lsl #10 │ │ │ │ │ cmpeq r7, r8, lsr #23 │ │ │ │ │ cmpeq r7, r0, lsl r4 │ │ │ │ │ - sbceq r6, r0, r0, ror #29 │ │ │ │ │ + sbceq r6, r0, r8, lsl #30 │ │ │ │ │ cmpeq r7, r8, ror #8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r7, r0, ror r4 │ │ │ │ │ cmpeq r7, r8, lsr #23 │ │ │ │ │ cmpeq r7, r8, ror r4 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r7, r0, lsl #9 │ │ │ │ │ - adcseq r4, pc, r0, asr #23 │ │ │ │ │ + adcseq r4, pc, r0, lsl ip @ │ │ │ │ │ cmpeq r7, r8, lsl #9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0157e490 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0157e498 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrheq lr, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ @@ -3543131,15 +3543131,15 @@ │ │ │ │ │ ldrheq lr, [r7, #-72] @ 0xffffffb8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r7, r0, ror r5 │ │ │ │ │ cmpeq r7, r0, asr #9 │ │ │ │ │ cmpeq r7, r8, asr #9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbeq lr, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ - sbceq r6, r0, r0, ror #29 │ │ │ │ │ + sbceq r6, r0, r8, lsl #30 │ │ │ │ │ cmpeq r7, r8, lsl r5 │ │ │ │ │ ldrsbeq lr, [r7, #-72] @ 0xffffffb8 │ │ │ │ │ cmpeq r7, r0, ror #9 │ │ │ │ │ rscseq r5, fp, r8, asr #27 │ │ │ │ │ cmpeq r7, r8, ror #9 │ │ │ │ │ ldrshteq r5, [fp], #208 @ 0xd0 │ │ │ │ │ ldrsheq lr, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ @@ -3543169,15 +3543169,15 @@ │ │ │ │ │ cmpeq r7, r0, asr r5 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r7, r8, ror #10 │ │ │ │ │ cmpeq r7, r8, asr r5 │ │ │ │ │ cmpeq r7, r0, ror #10 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r4, pc, r0, asr #23 │ │ │ │ │ + adcseq r4, pc, r0, lsl ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, lsr #27 │ │ │ │ │ cmpeq r7, r8, ror r5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3543614,15 +3543614,15 @@ │ │ │ │ │ cmpeq r7, r0, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror #24 │ │ │ │ │ cmpeq r7, r8, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, lsr #31 │ │ │ │ │ + adcseq fp, r5, r0, ror pc │ │ │ │ │ cmpeq r7, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, ror ip │ │ │ │ │ @@ -3543661,15 +3543661,15 @@ │ │ │ │ │ cmpeq r7, r0, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r7, r8, lsl #26 │ │ │ │ │ cmpeq r7, r0, lsl #25 │ │ │ │ │ cmpeq r7, r0, lsl sp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r7, r8, lsl sp │ │ │ │ │ - strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq pc, r2, r8, asr #27 │ │ │ │ │ cmpeq r7, r0, lsr #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r7, r8, lsr #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r7, r0, lsr sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r7, r0, asr sp │ │ │ │ │ @@ -3543721,15 +3543721,15 @@ │ │ │ │ │ ldrsheq lr, [r7, #-208] @ 0xffffff30 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r7, r8, lsl #28 │ │ │ │ │ ldrsheq lr, [r7, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r7, r0, lsl #28 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ + sbceq pc, r2, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r6, r0, lsr r5 │ │ │ │ │ cmpeq r7, r8, lsl lr │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3544514,15 +3544514,15 @@ │ │ │ │ │ cmpeq r7, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror sl @ │ │ │ │ │ cmpeq r7, r8, ror #20 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq pc, pc, r8, ror r0 @ │ │ │ │ │ + adceq pc, pc, r8, lsr #1 │ │ │ │ │ cmpeq r7, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0157fa90 │ │ │ │ │ cmpeq r7, r8, lsl #21 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3544734,15 +3544734,15 @@ │ │ │ │ │ cmpeq r7, r0, asr #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, asr #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r0, ror #27 @ │ │ │ │ │ ldrsbeq pc, [r7, #-216] @ 0xffffff28 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, ror pc │ │ │ │ │ + adceq r3, lr, r0, ror #31 │ │ │ │ │ cmpeq r8, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r7, r8, ror #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [r7, #-208] @ 0xffffff30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [r7, #-216] @ 0xffffff28 @ │ │ │ │ │ @@ -3545915,15 +3545915,15 @@ │ │ │ │ │ cmpeq r8, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr r0 │ │ │ │ │ cmpeq r8, r0, asr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r8, lsr lr │ │ │ │ │ + adcseq r8, r5, r8, lsl #28 │ │ │ │ │ cmpeq r8, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror r0 │ │ │ │ │ @@ -3546089,15 +3546089,15 @@ │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ ldrsheq r1, [r8, #-40] @ 0xffffffd8 │ │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ │ cmpeq r8, r0, lsl r3 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ cmpeq r8, r8, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r0, lsl r1 @ │ │ │ │ │ + adceq r4, pc, r0, lsr #1 │ │ │ │ │ cmpeq r8, r8, asr #1 │ │ │ │ │ cmpeq r8, r0, lsr #6 │ │ │ │ │ cmpeq r8, r8, lsl r3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ addeq ip, r0, r8, lsr #26 │ │ │ │ │ cmpeq r8, r8, lsr #6 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ @@ -3546409,15 +3546409,15 @@ │ │ │ │ │ ldrsheq r1, [r8, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r8, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl r8 │ │ │ │ │ cmpeq r8, r8, lsl #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, asr #29 │ │ │ │ │ + ldrshteq r0, [r6], r0 │ │ │ │ │ ldrsbeq r0, [r8, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr #16 │ │ │ │ │ @@ -3548767,15 +3548767,15 @@ │ │ │ │ │ cmpeq r8, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [r8, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #25 │ │ │ │ │ cmpeq r8, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, lsr #22 │ │ │ │ │ + adcseq fp, r5, r0, lsl #23 │ │ │ │ │ cmpeq r8, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r8, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [r8, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #26 │ │ │ │ │ @@ -3549341,15 +3549341,15 @@ │ │ │ │ │ cmpeq r8, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #11 │ │ │ │ │ ldrsbeq r4, [r8, #-88] @ 0xffffffa8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r8, ror sp │ │ │ │ │ + adceq r6, lr, r8, lsr #27 │ │ │ │ │ cmpeq r8, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr #12 │ │ │ │ │ ldrsheq r4, [r8, #-88] @ 0xffffffa8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3549904,15 +3549904,15 @@ │ │ │ │ │ @ instruction: 0x01584e90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01584e98 │ │ │ │ │ cmpeq r8, r0, lsr #24 │ │ │ │ │ cmpeq r8, r0, lsr #29 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r8, r8, lsr #29 │ │ │ │ │ - adcseq lr, pc, r8, asr sl @ │ │ │ │ │ + adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ ldrheq r4, [r8, #-224] @ 0xffffff20 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrheq r4, [r8, #-232] @ 0xffffff18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r8, r0, asr #29 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbeq r4, [r8, #-232] @ 0xffffff18 │ │ │ │ │ @@ -3549962,15 +3549962,15 @@ │ │ │ │ │ cmpeq r8, r8, ror pc │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01584f90 │ │ │ │ │ cmpeq r8, r0, lsl #31 │ │ │ │ │ cmpeq r8, r8, lsl #31 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, pc, r8, asr sl @ │ │ │ │ │ + adcseq lr, pc, r0, lsr sl @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r2, [r4], #208 @ 0xd0 │ │ │ │ │ cmpeq r8, r0, lsr #31 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3550599,15 +3550599,15 @@ │ │ │ │ │ cmpeq r8, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #19 │ │ │ │ │ cmpeq r8, r0, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r7, [pc], r8 @ │ │ │ │ │ + adceq r7, pc, r8, asr #21 │ │ │ │ │ cmpeq r8, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01585990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01585998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #19 │ │ │ │ │ @@ -3550815,15 +3550815,15 @@ │ │ │ │ │ cmpeq r8, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [r8, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #25 │ │ │ │ │ cmpeq r8, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r6, r8, ror #15 │ │ │ │ │ + adcseq r4, r6, r8, lsl r8 │ │ │ │ │ cmpeq r8, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r8, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #26 │ │ │ │ │ cmpeq r8, r0, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3550842,15 +3550842,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #29 │ │ │ │ │ cmpeq r8, r0, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r1, sl, r0, ror #27 │ │ │ │ │ cmpeq r8, r8, ror lr │ │ │ │ │ cmpeq r8, r0, lsl #22 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ cmpeq r8, r8, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r8, r0, ror #26 │ │ │ │ │ cmpeq r8, r8, ror lr │ │ │ │ │ cmpeq r8, r8, ror #26 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r8, r0, ror sp │ │ │ │ │ @@ -3550882,15 +3550882,15 @@ │ │ │ │ │ ldrsbeq r5, [r8, #-216] @ 0xffffff28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ @ instruction: 0x01585e90 │ │ │ │ │ cmpeq r8, r0, ror #27 │ │ │ │ │ cmpeq r8, r8, ror #27 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsheq r5, [r8, #-208] @ 0xffffff30 │ │ │ │ │ - smulleq r8, r0, r8, fp │ │ │ │ │ + sbceq r8, r0, r0, ror fp │ │ │ │ │ cmpeq r8, r8, lsr lr │ │ │ │ │ ldrsheq r5, [r8, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r8, r0, lsl #28 │ │ │ │ │ rscseq r8, r9, r0, asr r8 │ │ │ │ │ cmpeq r8, r8, lsl #28 │ │ │ │ │ rscseq r8, r9, r8, ror r8 │ │ │ │ │ cmpeq r8, r0, lsl lr │ │ │ │ │ @@ -3550944,15 +3550944,15 @@ │ │ │ │ │ ldrsbeq r5, [r8, #-224] @ 0xffffff20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq r5, [r8, #-232] @ 0xffffff18 │ │ │ │ │ @ instruction: 0x01580e90 │ │ │ │ │ cmpeq r8, r0, ror #29 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r8, r8, ror #29 │ │ │ │ │ - ldrdeq r5, [r2], #0 │ │ │ │ │ + strdeq r5, [r2], #8 │ │ │ │ │ ldrsheq r5, [r8, #-224] @ 0xffffff20 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsheq r5, [r8, #-232] @ 0xffffff18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r8, r0, lsl #30 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r8, r0, lsl pc │ │ │ │ │ @@ -3551000,15 +3551000,15 @@ │ │ │ │ │ ldrheq r5, [r8, #-240] @ 0xffffff10 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r8, r8, asr #31 │ │ │ │ │ ldrheq r5, [r8, #-248] @ 0xffffff08 │ │ │ │ │ cmpeq r8, r0, asr #31 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r5, [r2], #0 │ │ │ │ │ + strdeq r5, [r2], #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ ldrsbeq r5, [r8, #-248] @ 0xffffff08 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3551156,23 +3551156,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr r3 │ │ │ │ │ cmpeq r8, r8, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r7, r8, rrx │ │ │ │ │ ldrsbeq r0, [r8, #-232] @ 0xffffff18 │ │ │ │ │ cmpeq r8, r0, lsr #1 │ │ │ │ │ - sbceq r4, r0, r8, ror r3 │ │ │ │ │ + sbceq r4, r0, r0, lsr #7 │ │ │ │ │ cmpeq r8, r0, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r8, r8, asr #4 │ │ │ │ │ ldrsbeq r0, [r8, #-232] @ 0xffffff18 │ │ │ │ │ cmpeq r8, r0, asr r2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r8, r8, asr r2 │ │ │ │ │ - sbceq sp, r2, r8, lsl r4 │ │ │ │ │ + sbceq sp, r2, r0, asr #8 │ │ │ │ │ cmpeq r8, r0, ror #4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r8, r8, ror #4 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r8, r0, ror r2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r8, r0, lsl #5 │ │ │ │ │ @@ -3551182,15 +3551182,15 @@ │ │ │ │ │ cmpeq r8, r8, lsl #5 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r8, r0, asr #6 │ │ │ │ │ @ instruction: 0x01586290 │ │ │ │ │ @ instruction: 0x01586298 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r8, r0, lsr #5 │ │ │ │ │ - sbceq r4, r0, r8, ror r3 │ │ │ │ │ + sbceq r4, r0, r0, lsr #7 │ │ │ │ │ cmpeq r8, r8, ror #5 │ │ │ │ │ cmpeq r8, r8, lsr #5 │ │ │ │ │ ldrheq r6, [r8, #-32] @ 0xffffffe0 │ │ │ │ │ smlaltteq r9, r0, r0, r9 │ │ │ │ │ ldrheq r6, [r8, #-40] @ 0xffffffd8 │ │ │ │ │ cmpeq r0, r8, lsl #20 │ │ │ │ │ cmpeq r8, r0, asr #5 │ │ │ │ │ @@ -3551220,15 +3551220,15 @@ │ │ │ │ │ cmpeq r8, r0, lsr #6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r8, r8, lsr r3 │ │ │ │ │ cmpeq r8, r8, lsr #6 │ │ │ │ │ cmpeq r8, r0, lsr r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r2, r8, lsl r4 │ │ │ │ │ + sbceq sp, r2, r0, asr #8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ strheq r9, [r0, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq r8, r8, asr #6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3551533,15 +3551533,15 @@ │ │ │ │ │ cmpeq r8, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #16 │ │ │ │ │ cmpeq r8, r8, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r8, ror #11 │ │ │ │ │ + adcseq r5, r0, r0, lsl #9 │ │ │ │ │ cmpeq r8, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr #16 │ │ │ │ │ cmpeq r8, r8, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3551557,15 +3551557,15 @@ │ │ │ │ │ cmpeq r8, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #17 │ │ │ │ │ cmpeq r8, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, ror r5 │ │ │ │ │ + adceq r3, lr, r0, lsr #11 │ │ │ │ │ @ instruction: 0x01580f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01586890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01586898 │ │ │ │ │ @@ -3551661,15 +3551661,15 @@ │ │ │ │ │ cmpeq r8, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #20 │ │ │ │ │ cmpeq r8, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, lsl #18 │ │ │ │ │ + ldrsbteq lr, [r5], r0 │ │ │ │ │ cmpeq r8, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #20 │ │ │ │ │ cmpeq r8, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3551743,15 +3551743,15 @@ │ │ │ │ │ cmpeq r8, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #22 │ │ │ │ │ cmpeq r8, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, asr #18 │ │ │ │ │ + adcseq fp, r5, r0, lsl #17 │ │ │ │ │ cmpeq r8, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #23 │ │ │ │ │ @@ -3553214,15 +3553214,15 @@ │ │ │ │ │ cmpeq r8, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #4 │ │ │ │ │ cmpeq r8, r0, ror #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r6, r0, asr #32 │ │ │ │ │ + adcseq r3, r6, r0, lsl r0 │ │ │ │ │ cmpeq r8, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #5 │ │ │ │ │ @@ -3553270,15 +3553270,15 @@ │ │ │ │ │ cmpeq r8, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr #6 │ │ │ │ │ cmpeq r8, r0, asr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r2, [r6], r0 │ │ │ │ │ + adcseq r2, r6, r0, lsl #5 │ │ │ │ │ cmpeq r8, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #6 │ │ │ │ │ @@ -3553392,15 +3553392,15 @@ │ │ │ │ │ cmpeq r8, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr r5 │ │ │ │ │ cmpeq r8, r8, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq fp, [pc], r0 @ │ │ │ │ │ + adceq fp, pc, r0, lsl #28 │ │ │ │ │ ldrsbeq r7, [r8, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr #10 │ │ │ │ │ @@ -3553746,15 +3553746,15 @@ │ │ │ │ │ cmpeq r8, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r8, #-168] @ 0xffffff58 │ │ │ │ │ ldrheq r8, [r8, #-160] @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r6, r8, asr #21 │ │ │ │ │ + ldrshteq r1, [r6], r8 │ │ │ │ │ cmpeq r8, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [r8, #-160] @ 0xffffff60 │ │ │ │ │ @@ -3553856,15 +3553856,15 @@ │ │ │ │ │ ldrheq r7, [r8, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror ip │ │ │ │ │ cmpeq r8, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r5, r8, ror r0 │ │ │ │ │ + adcseq sl, r5, r8, lsl r0 │ │ │ │ │ cmpeq r8, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #25 │ │ │ │ │ @@ -3554050,15 +3554050,15 @@ │ │ │ │ │ cmpeq r8, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror pc │ │ │ │ │ cmpeq r8, r0, ror pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r0, lsr #4 │ │ │ │ │ + strdeq sp, [pc], r0 @ │ │ │ │ │ cmpeq r8, r8, asr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01588f90 │ │ │ │ │ @@ -3554715,15 +3554715,15 @@ │ │ │ │ │ cmpeq r8, r0, asr #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r8, r8, asr #19 │ │ │ │ │ ldrsbeq r7, [r8, #-88] @ 0xffffffa8 │ │ │ │ │ ldrsbeq r9, [r8, #-144] @ 0xffffff70 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq r9, [r8, #-152] @ 0xffffff68 │ │ │ │ │ - strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq ip, r2, r8, asr #22 │ │ │ │ │ cmpeq r8, r0, ror #19 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r8, r8, ror #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsheq r9, [r8, #-144] @ 0xffffff70 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r8, r0, lsl #20 │ │ │ │ │ @@ -3554771,15 +3554771,15 @@ │ │ │ │ │ cmpeq r8, r0, lsr #21 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrheq r9, [r8, #-168] @ 0xffffff58 │ │ │ │ │ cmpeq r8, r8, lsr #21 │ │ │ │ │ ldrheq r9, [r8, #-160] @ 0xffffff60 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strdeq ip, [r2], #168 @ 0xa8 │ │ │ │ │ + sbceq ip, r2, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2440 @ 0x988 │ │ │ │ │ cmpeq r8, r8, asr #21 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3554850,15 +3554850,15 @@ │ │ │ │ │ cmpeq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [r8, #-184] @ 0xffffff48 │ │ │ │ │ ldrsheq r9, [r8, #-176] @ 0xffffff50 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r2, r0, lsl #19 │ │ │ │ │ + adcseq r5, r2, r0, lsr #19 │ │ │ │ │ cmpeq r8, r0, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr #26 │ │ │ │ │ cmpeq r8, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3555854,15 +3555854,15 @@ │ │ │ │ │ cmpeq r8, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0158ab90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr #23 │ │ │ │ │ cmpeq r8, r0, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r0, [r0], r0 │ │ │ │ │ + adcseq r0, r0, r0, ror #28 │ │ │ │ │ cmpeq r8, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [r8, #-176] @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [r8, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr #23 │ │ │ │ │ @@ -3556674,15 +3556674,15 @@ │ │ │ │ │ cmpeq r8, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror r8 │ │ │ │ │ cmpeq r8, r0, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r6, r8, ror r3 │ │ │ │ │ + adcseq r1, r6, r8, ror #5 │ │ │ │ │ cmpeq r8, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0158b890 │ │ │ │ │ @@ -3557068,15 +3557068,15 @@ │ │ │ │ │ cmpeq r8, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #29 │ │ │ │ │ @ instruction: 0x0158be98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r8, ror r9 @ │ │ │ │ │ + adceq r5, pc, r8, lsr #19 │ │ │ │ │ cmpeq r8, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [r8, #-232] @ 0xffffff18 │ │ │ │ │ ldrheq fp, [r8, #-232] @ 0xffffff18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3557253,29 +3557253,29 @@ │ │ │ │ │ cmpeq r8, r8, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r8, r0, ror r1 │ │ │ │ │ cmpeq r8, r8, asr sp │ │ │ │ │ cmpeq r8, r8, ror r1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r8, r0, lsl #3 │ │ │ │ │ - sbceq lr, r0, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ cmpeq r8, r8, lsl #3 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x0158c190 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x0158c198 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrheq ip, [r8, #-24] @ 0xffffffe8 │ │ │ │ │ cmpeq r8, r0, lsr #3 │ │ │ │ │ cmpeq r8, r8, lsr #3 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ ldrheq ip, [r8, #-16] │ │ │ │ │ sbceq r6, r3, r0, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ cmpeq r8, r0, asr #3 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r8, r8, ror r2 │ │ │ │ │ cmpeq r8, r8, asr #3 │ │ │ │ │ ldrsbeq ip, [r8, #-16] │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbeq ip, [r8, #-24] @ 0xffffffe8 │ │ │ │ │ @@ -3557313,15 +3557313,15 @@ │ │ │ │ │ cmpeq r8, r8, asr r2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r8, r0, ror r2 │ │ │ │ │ cmpeq r8, r0, ror #4 │ │ │ │ │ cmpeq r8, r8, ror #4 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r0, r0, lsr #12 │ │ │ │ │ + strdeq lr, [r0], #88 @ 0x58 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smullseq lr, r4, r8, r6 │ │ │ │ │ cmpeq r8, r0, lsl #5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3557354,15 +3557354,15 @@ │ │ │ │ │ ldrsheq ip, [r8, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl r3 │ │ │ │ │ cmpeq r8, r0, lsl r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq r7, [pc], r0 │ │ │ │ │ + adceq r7, pc, r0, ror #25 │ │ │ │ │ cmpeq r8, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr r3 │ │ │ │ │ cmpeq r8, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3557704,26 +3557704,26 @@ │ │ │ │ │ cmpeq r8, r0, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0158c890 │ │ │ │ │ cmpeq r8, r8, lsl #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r8, lsr #20 │ │ │ │ │ + ldrshteq r5, [r0], r0 │ │ │ │ │ cmpeq r8, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0158c898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [r8, #-144] @ 0xffffff70 │ │ │ │ │ cmpeq r8, r8, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, fp, r8, asr #15 │ │ │ │ │ @ instruction: 0x01587e90 │ │ │ │ │ cmpeq r8, r8, lsl #14 │ │ │ │ │ - sbceq r6, r0, r8, asr r5 │ │ │ │ │ + sbceq r6, r0, r0, lsl #11 │ │ │ │ │ cmpeq r8, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r8, r8, asr #17 │ │ │ │ │ @ instruction: 0x01587e90 │ │ │ │ │ ldrsbeq ip, [r8, #-128] @ 0xffffff80 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq ip, [r8, #-136] @ 0xffffff78 │ │ │ │ │ @@ -3557741,15 +3557741,15 @@ │ │ │ │ │ cmpeq r8, r8, lsl #18 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r8, r0, asr #19 │ │ │ │ │ cmpeq r8, r0, lsl r9 │ │ │ │ │ cmpeq r8, r8, lsl r9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r8, r0, lsr #18 │ │ │ │ │ - sbceq r6, r0, r8, asr r5 │ │ │ │ │ + sbceq r6, r0, r0, lsl #11 │ │ │ │ │ cmpeq r8, r8, ror #18 │ │ │ │ │ cmpeq r8, r8, lsr #18 │ │ │ │ │ cmpeq r8, r0, lsr r9 │ │ │ │ │ rscseq ip, sl, r8, lsl r9 │ │ │ │ │ cmpeq r8, r8, lsr r9 │ │ │ │ │ rscseq ip, sl, r0, asr #18 │ │ │ │ │ cmpeq r8, r0, asr #18 │ │ │ │ │ @@ -3557928,15 +3557928,15 @@ │ │ │ │ │ cmpeq r8, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [r8, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl ip │ │ │ │ │ cmpeq r8, r8, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r0, asr r4 │ │ │ │ │ + ldrhteq r0, [r0], r0 │ │ │ │ │ ldrsbeq r7, [r8, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr #24 │ │ │ │ │ @@ -3558562,15 +3558562,15 @@ │ │ │ │ │ cmpeq r8, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [r8, #-88] @ 0xffffffa8 │ │ │ │ │ ldrsheq sp, [r8, #-80] @ 0xffffffb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r3, [r0], r8 │ │ │ │ │ + adcseq r3, r0, r8, lsl #21 │ │ │ │ │ cmpeq r8, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl r6 │ │ │ │ │ @@ -3558684,15 +3558684,15 @@ │ │ │ │ │ cmpeq r8, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #15 │ │ │ │ │ ldrsbeq sp, [r8, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r0, r0, lsl r1 │ │ │ │ │ + adcseq lr, r0, r0, asr #1 │ │ │ │ │ ldrsbeq lr, [r8, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #16 │ │ │ │ │ ldrsheq sp, [r8, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3558940,15 +3558940,15 @@ │ │ │ │ │ cmpeq r8, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #23 │ │ │ │ │ ldrsbeq sp, [r8, #-184] @ 0xffffff48 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, lsl #28 │ │ │ │ │ + adcseq pc, r5, r8, lsr lr @ │ │ │ │ │ cmpeq r8, r8, ror r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #24 │ │ │ │ │ ldrsheq sp, [r8, #-184] @ 0xffffff48 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3559032,15 +3559032,15 @@ │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, asr sp │ │ │ │ │ cmpeq r8, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, ror #11 │ │ │ │ │ + adceq ip, pc, r8, ror #13 │ │ │ │ │ ldrsbeq lr, [r8, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #26 │ │ │ │ │ @@ -3560675,15 +3560675,15 @@ │ │ │ │ │ cmpeq r8, r0, ror #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, ror #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl #14 @ │ │ │ │ │ ldrsheq pc, [r8, #-104] @ 0xffffff98 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r1, [r5], r8 │ │ │ │ │ + adcseq r1, r5, r8, lsr fp │ │ │ │ │ ldrheq lr, [r8, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl #14 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r8, r8, lsl r7 @ │ │ │ │ │ @@ -3561279,15 +3561279,15 @@ │ │ │ │ │ cmpeq r8, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror r0 │ │ │ │ │ cmpeq r9, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r6, [pc], r8 @ │ │ │ │ │ + adceq r6, pc, r8, lsl #13 │ │ │ │ │ cmpeq r8, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #1 │ │ │ │ │ @@ -3561644,15 +3561644,15 @@ │ │ │ │ │ cmpeq r9, r8, lsl #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r0, lsl r6 │ │ │ │ │ cmpeq r8, r0, lsl #16 │ │ │ │ │ cmpeq r9, r8, lsl r6 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r9, r0, lsr #12 │ │ │ │ │ - sbceq r2, r2, r0, lsr #2 │ │ │ │ │ + sbceq r2, r2, r0, ror r1 │ │ │ │ │ cmpeq r9, r8, lsr #12 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r9, r0, lsr r6 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r9, r8, lsr r6 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r9, r8, asr #12 │ │ │ │ │ @@ -3561700,28 +3561700,28 @@ │ │ │ │ │ cmpeq r9, r8, ror #13 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r9, r0, lsl #14 │ │ │ │ │ ldrsheq r0, [r9, #-96] @ 0xffffffa0 │ │ │ │ │ ldrsheq r0, [r9, #-104] @ 0xffffff98 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r2, r0, lsr #2 │ │ │ │ │ + sbceq r2, r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #2 │ │ │ │ │ cmpeq r9, r0, lsl r7 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr r7 │ │ │ │ │ cmpeq r9, r0, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, asr #14 │ │ │ │ │ + adcseq r0, r6, r0, lsl r7 │ │ │ │ │ cmpeq r8, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr r7 │ │ │ │ │ @@ -3561805,15 +3561805,15 @@ │ │ │ │ │ cmpeq r8, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01590890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr #17 │ │ │ │ │ cmpeq r9, r0, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq ip, r0, r8, r2 │ │ │ │ │ + adcseq ip, r0, r8, lsr r2 │ │ │ │ │ cmpeq r8, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r9, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [r9, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr #17 │ │ │ │ │ @@ -3562258,15 +3562258,15 @@ │ │ │ │ │ cmpeq r9, r0, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r8, lsr #31 │ │ │ │ │ cmpeq r8, r0, asr #20 │ │ │ │ │ ldrheq r0, [r9, #-240] @ 0xffffff10 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r8, lsr r7 │ │ │ │ │ + sbceq r6, r0, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq ip, [r0], r8 │ │ │ │ │ ldrsbeq r0, [r9, #-248] @ 0xffffff08 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ ldrsbeq r0, [r9, #-240] @ 0xffffff10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ │ @@ -3562391,15 +3562391,15 @@ │ │ │ │ │ ldrheq r1, [r9, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r1, [r9, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r9, #-16] │ │ │ │ │ cmpeq r9, r8, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq pc, pc, r8, ror #6 │ │ │ │ │ + adceq pc, pc, r0, lsr r3 @ │ │ │ │ │ cmpeq r8, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [r9, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [r9, #-16] │ │ │ │ │ cmpeq r9, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3562999,15 +3562999,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr fp │ │ │ │ │ cmpeq r9, r8, asr #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, lsr #7 │ │ │ │ │ + adcseq r2, r6, r0, ror r3 │ │ │ │ │ ldrheq lr, [r8, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror fp │ │ │ │ │ cmpeq r9, r8, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3563046,15 +3563046,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr #26 │ │ │ │ │ ldrsheq r1, [r9, #-184] @ 0xffffff48 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq r5, [r6, #-120] @ 0xffffff88 │ │ │ │ │ ldrsheq lr, [r8, #-200] @ 0xffffff38 │ │ │ │ │ cmpeq r9, r0, lsl #20 │ │ │ │ │ - sbceq r8, r0, r0, lsr r5 │ │ │ │ │ + sbceq r8, r0, r8, lsl #10 │ │ │ │ │ cmpeq r9, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r8, lsl ip │ │ │ │ │ ldrsheq lr, [r8, #-200] @ 0xffffff38 │ │ │ │ │ cmpeq r9, r0, lsr #24 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r9, r8, lsr #24 │ │ │ │ │ @@ -3563074,15 +3563074,15 @@ │ │ │ │ │ cmpeq r9, r0, ror #24 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r9, r8, lsl sp │ │ │ │ │ cmpeq r9, r8, ror #24 │ │ │ │ │ cmpeq r9, r0, ror ip │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r9, r8, ror ip │ │ │ │ │ - sbceq r8, r0, r0, lsr r5 │ │ │ │ │ + sbceq r8, r0, r8, lsl #10 │ │ │ │ │ cmpeq r9, r0, asr #25 │ │ │ │ │ cmpeq r9, r0, lsl #25 │ │ │ │ │ cmpeq r9, r8, lsl #25 │ │ │ │ │ ldrsheq r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ │ @ instruction: 0x01591c90 │ │ │ │ │ cmpeq r6, r0, lsr #12 │ │ │ │ │ @ instruction: 0x01591c98 │ │ │ │ │ @@ -3563299,15 +3563299,15 @@ │ │ │ │ │ cmpeq r8, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8 │ │ │ │ │ ldrsheq r1, [r9, #-248] @ 0xffffff08 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, asr #1 │ │ │ │ │ + umlalseq lr, r5, r0, r0 │ │ │ │ │ cmpeq r8, r0, lsr #27 │ │ │ │ │ subseq r8, pc, r0, lsl #23 │ │ │ │ │ cmpeq r9, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl r0 │ │ │ │ │ @@ -3563531,15 +3563531,15 @@ │ │ │ │ │ cmpeq r8, r8, ror lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr #7 │ │ │ │ │ @ instruction: 0x01592398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r8, lsr #13 │ │ │ │ │ + ldrsbteq r5, [r0], r8 │ │ │ │ │ @ instruction: 0x0158ee90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr #7 │ │ │ │ │ ldrheq r2, [r9, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3563678,15 +3563678,15 @@ │ │ │ │ │ ldrsbeq r2, [r9, #-80] @ 0xffffffb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq r2, [r9, #-88] @ 0xffffffa8 │ │ │ │ │ cmpeq r8, r8, lsr pc │ │ │ │ │ cmpeq r9, r0, ror #11 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r9, r8, ror #11 │ │ │ │ │ - sbceq r2, r3, r8, asr #12 │ │ │ │ │ + sbceq r2, r3, r0, ror r6 │ │ │ │ │ ldrsheq r2, [r9, #-80] @ 0xffffffb0 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsheq r2, [r9, #-88] @ 0xffffffa8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r9, r0, lsl #12 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r9, r0, lsr r6 │ │ │ │ │ @@ -3563742,15 +3563742,15 @@ │ │ │ │ │ ldrsbeq r2, [r9, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r9, r8, ror #13 │ │ │ │ │ ldrsbeq r2, [r9, #-104] @ 0xffffff98 │ │ │ │ │ cmpeq r9, r0, ror #13 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r3, r8, asr #12 │ │ │ │ │ + sbceq r2, r3, r0, ror r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ │ ldrsheq r2, [r9, #-104] @ 0xffffff98 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3564249,15 +3564249,15 @@ │ │ │ │ │ rscseq r6, fp, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r2, [r9, #-232] @ 0xffffff18 │ │ │ │ │ ldrsbeq r2, [r9, #-224] @ 0xffffff20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r8, asr pc @ │ │ │ │ │ + adceq r3, pc, r8, lsr #30 │ │ │ │ │ cmpeq r9, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r2, [r9, #-224] @ 0xffffff20 │ │ │ │ │ @@ -3565724,15 +3565724,15 @@ │ │ │ │ │ ldrsbeq r3, [r9, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [r9, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #11 │ │ │ │ │ cmpeq r9, r0, ror #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, lsr lr @ │ │ │ │ │ + ldrsbteq pc, [r5], r8 @ │ │ │ │ │ ldrsheq r3, [r9, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [r9, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [r9, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #12 │ │ │ │ │ @@ -3567020,15 +3567020,15 @@ │ │ │ │ │ cmpeq r9, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr #20 │ │ │ │ │ cmpeq r9, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, lsl #7 │ │ │ │ │ + ldrhteq r7, [r6], r0 │ │ │ │ │ cmpeq r9, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr #20 │ │ │ │ │ @@ -3567386,15 +3567386,15 @@ │ │ │ │ │ cmpeq r9, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror #31 │ │ │ │ │ ldrsbeq r5, [r9, #-248] @ 0xffffff08 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r8, [lr], r0 @ │ │ │ │ │ + adceq r8, lr, r0, lsr r0 │ │ │ │ │ cmpeq r9, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r9, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [r9, #-248] @ 0xffffff08 │ │ │ │ │ @@ -3568046,15 +3568046,15 @@ │ │ │ │ │ cmpeq r9, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr sl │ │ │ │ │ cmpeq r9, r8, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r7, [r6], r0 │ │ │ │ │ + umlalseq r7, r6, r0, r2 │ │ │ │ │ cmpeq r9, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr sl │ │ │ │ │ cmpeq r9, r8, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3568162,15 +3568162,15 @@ │ │ │ │ │ ldrsheq r3, [r9, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #24 │ │ │ │ │ ldrsheq r6, [r9, #-184] @ 0xffffff48 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, lsl #27 │ │ │ │ │ + adcseq sp, r5, r8, ror #27 │ │ │ │ │ cmpeq r9, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl ip │ │ │ │ │ @@ -3568306,15 +3568306,15 @@ │ │ │ │ │ cmpeq r9, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr #28 │ │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, ror #13 │ │ │ │ │ + adcseq r0, r6, r0, asr #14 │ │ │ │ │ cmpeq r9, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr lr │ │ │ │ │ @@ -3569058,15 +3569058,15 @@ │ │ │ │ │ ldrheq r3, [r9, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #20 │ │ │ │ │ ldrsheq r7, [r9, #-152] @ 0xffffff68 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r8, r6, r8, r4 │ │ │ │ │ + adcseq r8, r6, r8, ror #8 │ │ │ │ │ cmpeq r9, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl sl │ │ │ │ │ @@ -3569174,15 +3569174,15 @@ │ │ │ │ │ cmpeq r9, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [r9, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r9, #-176] @ 0xffffff50 │ │ │ │ │ cmpeq r9, r8, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq r4, pc, r0, r9 @ │ │ │ │ │ + adceq r4, pc, r0, ror #18 │ │ │ │ │ cmpeq r9, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [r9, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #23 │ │ │ │ │ @@ -3569334,15 +3569334,15 @@ │ │ │ │ │ cmpeq r9, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr lr │ │ │ │ │ cmpeq r9, r8, asr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r5, r0, asr #31 │ │ │ │ │ + adcseq r0, r5, r0, asr #30 │ │ │ │ │ ldrsbeq r3, [r9, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #28 │ │ │ │ │ @@ -3569544,15 +3569544,15 @@ │ │ │ │ │ cmpeq r9, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01598198 │ │ │ │ │ @ instruction: 0x01598190 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, lsl #28 │ │ │ │ │ + adcseq r7, r6, r0, lsr lr │ │ │ │ │ cmpeq r9, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r9, #-16] │ │ │ │ │ @@ -3569588,15 +3569588,15 @@ │ │ │ │ │ @ instruction: 0x01593e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr #4 │ │ │ │ │ cmpeq r9, r0, asr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r6, r0, asr #21 │ │ │ │ │ + umlalseq r3, r6, r0, sl │ │ │ │ │ cmpeq r9, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror #4 │ │ │ │ │ @@ -3570058,15 +3570058,15 @@ │ │ │ │ │ cmpeq r9, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr #19 │ │ │ │ │ @ instruction: 0x01598998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r6, r0, lsl #5 │ │ │ │ │ + adcseq r3, r6, r0, asr r2 │ │ │ │ │ cmpeq r9, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r9, #-144] @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [r9, #-152] @ 0xffffff68 │ │ │ │ │ @@ -3571283,15 +3571283,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbceq lr, pc, r0, lsl r2 @ │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, lsr #8 │ │ │ │ │ + rsbseq r0, sl, r8, lsl #7 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, r7, r8, ror #27 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ @@ -3573820,15 +3573820,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #11 │ │ │ │ │ cmpeq r9, r8, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r0, lsr sp │ │ │ │ │ @ instruction: 0x01599890 │ │ │ │ │ cmpeq r9, r8, lsr #6 │ │ │ │ │ - sbceq r9, r0, r8, asr #27 │ │ │ │ │ + sbceq r9, r0, r0, lsr #27 │ │ │ │ │ cmpeq r9, r0, ror r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r8, ror r4 │ │ │ │ │ @ instruction: 0x01599890 │ │ │ │ │ cmpeq r9, r0, lsl #9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r9, r8, lsl #9 │ │ │ │ │ @@ -3573848,15 +3573848,15 @@ │ │ │ │ │ cmpeq r9, r0, asr #9 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r9, r8, ror r5 │ │ │ │ │ cmpeq r9, r8, asr #9 │ │ │ │ │ ldrsbeq ip, [r9, #-64] @ 0xffffffc0 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbeq ip, [r9, #-72] @ 0xffffffb8 │ │ │ │ │ - sbceq r9, r0, r8, asr #27 │ │ │ │ │ + sbceq r9, r0, r0, lsr #27 │ │ │ │ │ cmpeq r9, r0, lsr #10 │ │ │ │ │ cmpeq r9, r0, ror #9 │ │ │ │ │ cmpeq r9, r8, ror #9 │ │ │ │ │ smlabteq ip, r0, fp, r1 │ │ │ │ │ ldrsheq ip, [r9, #-64] @ 0xffffffc0 │ │ │ │ │ smlatteq ip, r8, fp, r1 │ │ │ │ │ ldrsheq ip, [r9, #-72] @ 0xffffffb8 │ │ │ │ │ @@ -3573950,15 +3573950,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0159c798 │ │ │ │ │ cmpeq r9, r0, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r0, lsr #15 │ │ │ │ │ cmpeq r9, r0, asr #17 │ │ │ │ │ cmpeq r9, r0, ror #8 │ │ │ │ │ - sbceq r5, r0, r8, ror #3 │ │ │ │ │ + sbceq r5, r0, r0, lsl r2 │ │ │ │ │ cmpeq r9, r8, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r0, lsl #13 │ │ │ │ │ cmpeq r9, r0, asr #17 │ │ │ │ │ cmpeq r9, r8, lsl #13 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ @ instruction: 0x0159c690 │ │ │ │ │ @@ -3573980,15 +3573980,15 @@ │ │ │ │ │ ldrsbeq ip, [r9, #-96] @ 0xffffffa0 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r9, r8, lsl #15 │ │ │ │ │ ldrsbeq ip, [r9, #-104] @ 0xffffff98 │ │ │ │ │ cmpeq r9, r0, ror #13 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq r9, r8, ror #13 │ │ │ │ │ - sbceq r5, r0, r8, ror #3 │ │ │ │ │ + sbceq r5, r0, r0, lsl r2 │ │ │ │ │ cmpeq r9, r0, lsr r7 │ │ │ │ │ ldrsheq ip, [r9, #-96] @ 0xffffffa0 │ │ │ │ │ ldrsheq ip, [r9, #-104] @ 0xffffff98 │ │ │ │ │ rscseq r0, fp, r8, lsr #21 │ │ │ │ │ cmpeq r9, r0, lsl #14 │ │ │ │ │ ldrsbteq r0, [fp], #160 @ 0xa0 │ │ │ │ │ cmpeq r9, r8, lsl #14 │ │ │ │ │ @@ -3574049,15 +3574049,15 @@ │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #16 │ │ │ │ │ ldrsheq ip, [r9, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r8, asr #10 │ │ │ │ │ + ldrdeq r4, [lr], r0 @ │ │ │ │ │ ldrsheq r9, [r9, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl r8 │ │ │ │ │ @@ -3574830,15 +3574830,15 @@ │ │ │ │ │ cmpeq r9, r8, lsl r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r0, lsr #8 │ │ │ │ │ cmpeq r9, r8, ror fp │ │ │ │ │ cmpeq r9, r8, lsr #8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r9, r0, lsr r4 │ │ │ │ │ - strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq fp, r2, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsr r4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r9, r0, asr #8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r9, r8, asr #8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r9, r8, asr r4 │ │ │ │ │ @@ -3574886,28 +3574886,28 @@ │ │ │ │ │ ldrsheq sp, [r9, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq r9, r0, lsl r5 │ │ │ │ │ cmpeq r9, r0, lsl #10 │ │ │ │ │ cmpeq r9, r8, lsl #10 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq fp, [r2], #72 @ 0x48 │ │ │ │ │ + smulleq fp, r2, r0, r4 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq ip, r4, r0, asr r3 │ │ │ │ │ cmpeq r9, r0, lsr #10 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr #10 │ │ │ │ │ cmpeq r9, r0, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq r4, [pc], r8 @ │ │ │ │ │ + adceq r4, pc, r8, lsl #24 │ │ │ │ │ @ instruction: 0x01599b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #10 │ │ │ │ │ cmpeq r9, r0, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3574915,15 +3574915,15 @@ │ │ │ │ │ cmpeq r9, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #11 │ │ │ │ │ cmpeq r9, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq r3, [lr], r8 │ │ │ │ │ + adceq r3, lr, r8, ror #14 │ │ │ │ │ cmpeq r9, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0159d590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0159d598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsr #11 │ │ │ │ │ @@ -3575361,15 +3575361,15 @@ │ │ │ │ │ ldrsbteq r5, [r4], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #25 │ │ │ │ │ cmpeq r9, r8, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r2, pc, r8, lsr #26 │ │ │ │ │ + strdeq r2, [pc], r8 @ │ │ │ │ │ cmpeq r9, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0159dc90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0159dc98 │ │ │ │ │ @@ -3575400,15 +3575400,15 @@ │ │ │ │ │ cmpeq r9, r0, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r8, lsl #26 │ │ │ │ │ cmpeq r9, r0, ror #25 │ │ │ │ │ cmpeq r9, r0, lsl sp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r9, r8, lsl sp │ │ │ │ │ - sbceq pc, r1, r0, ror #24 │ │ │ │ │ + sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ cmpeq r9, r0, lsr #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq r9, r8, lsr #26 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq r9, r0, lsr sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq r9, r0, asr #26 │ │ │ │ │ @@ -3575456,15 +3575456,15 @@ │ │ │ │ │ cmpeq r9, r0, ror #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsheq sp, [r9, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r9, r8, ror #27 │ │ │ │ │ ldrsheq sp, [r9, #-208] @ 0xffffff30 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r1, r0, ror #24 │ │ │ │ │ + sbceq pc, r1, r8, lsr ip @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 3128 @ 0xc38 │ │ │ │ │ cmpeq r9, r8, lsl #28 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3575773,15 +3575773,15 @@ │ │ │ │ │ cmpeq r9, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [r9, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [r9, #-32] @ 0xffffffe0 │ │ │ │ │ cmpeq r9, r8, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, pc, r8, lsr #32 │ │ │ │ │ + umlaleq r7, pc, r0, r0 @ │ │ │ │ │ cmpeq r9, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [r9, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r0, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, lsl #6 │ │ │ │ │ @@ -3576174,15 +3576174,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq r9, r8, asr #20 │ │ │ │ │ cmpeq r9, r0, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r1, r0, ror #2 │ │ │ │ │ cmpeq r9, r0, ror #31 │ │ │ │ │ cmpeq r9, r0, lsr r4 │ │ │ │ │ - ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ + sbceq r6, r0, r8, lsl #25 │ │ │ │ │ cmpeq r9, r8, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r9, r0, asr #18 │ │ │ │ │ cmpeq r9, r0, ror #31 │ │ │ │ │ cmpeq r9, r8, asr #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq r9, r0, asr r9 │ │ │ │ │ @@ -3576200,15 +3576200,15 @@ │ │ │ │ │ cmpeq r9, r0, lsl #19 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ │ cmpeq r9, r8, lsl #19 │ │ │ │ │ @ instruction: 0x0159e990 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0159e998 │ │ │ │ │ - ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ + sbceq r6, r0, r8, lsl #25 │ │ │ │ │ cmpeq r9, r0, ror #19 │ │ │ │ │ cmpeq r9, r0, lsr #19 │ │ │ │ │ cmpeq r9, r8, lsr #19 │ │ │ │ │ cmpeq r0, r8, ror #28 │ │ │ │ │ ldrheq lr, [r9, #-144] @ 0xffffff70 │ │ │ │ │ cmpeq r0, r8, lsl #30 │ │ │ │ │ ldrheq lr, [r9, #-152] @ 0xffffff68 │ │ │ │ │ @@ -3577066,15 +3577066,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008808b8 │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r0, r0, pc │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, lsl r3 │ │ │ │ │ + rsbseq r0, sl, r8, ror r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r8, r7, r0, asr #24 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3577910,15 +3577910,15 @@ │ │ │ │ │ cmpeq sl, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr r4 │ │ │ │ │ cmpeq sl, r0, asr r4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, asr pc │ │ │ │ │ + adcseq r7, r5, r8, lsr #30 │ │ │ │ │ ldrsbeq pc, [r9, #-40] @ 0xffffffd8 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror r4 │ │ │ │ │ @@ -3577938,15 +3577938,15 @@ │ │ │ │ │ cmpeq sl, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [sl, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #9 │ │ │ │ │ cmpeq sl, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, lsr #12 │ │ │ │ │ + adcseq r8, r5, r0, asr r6 │ │ │ │ │ ldrsheq pc, [r9, #-32] @ 0xffffffe0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [sl, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror #9 │ │ │ │ │ cmpeq sl, r0, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3578082,23 +3578082,23 @@ │ │ │ │ │ @ instruction: 0x0159f398 │ │ │ │ │ cmpeq r9, r0, ror #12 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ cmpeq sl, r8, lsl #14 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ cmpeq sl, r0, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r6, r8, ror #2 │ │ │ │ │ + adcseq r8, r6, r8, lsr r1 │ │ │ │ │ ldrheq pc, [r9, #-48] @ 0xffffffd0 @ │ │ │ │ │ cmpeq sl, r0, lsl r7 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ cmpeq sl, r8, lsr #14 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ cmpeq sl, r0, lsr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, lr, r8, ror r5 │ │ │ │ │ + adceq r4, lr, r8, asr #10 │ │ │ │ │ cmpeq r9, r8, asr #7 @ │ │ │ │ │ cmpeq sl, r0, lsr r7 │ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ │ cmpeq sl, r8, asr #14 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ cmpeq sl, r0, asr #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3578173,15 +3578173,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015a0998 │ │ │ │ │ cmpeq sl, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ │ cmpeq r9, r0, asr #8 @ │ │ │ │ │ ldrsheq r0, [sl, #-32] @ 0xffffffe0 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ cmpeq sl, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sl, r0, lsl #17 │ │ │ │ │ cmpeq r9, r0, asr #8 @ │ │ │ │ │ cmpeq sl, r8, lsl #17 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ @ instruction: 0x015a0890 │ │ │ │ │ @@ -3578203,15 +3578203,15 @@ │ │ │ │ │ ldrsbeq r0, [sl, #-128] @ 0xffffff80 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sl, r8, lsl #19 │ │ │ │ │ ldrsbeq r0, [sl, #-136] @ 0xffffff78 │ │ │ │ │ cmpeq sl, r0, ror #17 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r8, ror #17 │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ cmpeq sl, r0, lsr r9 │ │ │ │ │ ldrsheq r0, [sl, #-128] @ 0xffffff80 │ │ │ │ │ ldrsheq r0, [sl, #-136] @ 0xffffff78 │ │ │ │ │ ldrshteq r7, [r9], #8 │ │ │ │ │ cmpeq sl, r0, lsl #18 │ │ │ │ │ smlalseq r7, r9, r8, r1 │ │ │ │ │ cmpeq sl, r8, lsl #18 │ │ │ │ │ @@ -3578492,15 +3578492,15 @@ │ │ │ │ │ cmpeq r9, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror sp │ │ │ │ │ cmpeq sl, r8, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r0, r8, ror #28 │ │ │ │ │ + adcseq r3, r0, r8, lsl #30 │ │ │ │ │ cmpeq r9, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl #27 │ │ │ │ │ @@ -3578520,15 +3578520,15 @@ │ │ │ │ │ cmpeq sl, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #27 │ │ │ │ │ ldrsbeq r0, [sl, #-216] @ 0xffffff28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, lsl sp @ │ │ │ │ │ + adcseq pc, r5, r8, asr #26 │ │ │ │ │ cmpeq r9, r8, asr #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl #28 │ │ │ │ │ ldrsheq r0, [sl, #-216] @ 0xffffff28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3579070,15 +3579070,15 @@ │ │ │ │ │ cmpeq r9, r0, ror #13 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror r6 │ │ │ │ │ cmpeq sl, r0, ror r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, sp, r0, asr sl │ │ │ │ │ + ldrdeq fp, [sp], r0 @ │ │ │ │ │ ldrsheq pc, [r9, #-104] @ 0xffffff98 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #13 │ │ │ │ │ @ instruction: 0x015a1690 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3579920,15 +3579920,15 @@ │ │ │ │ │ cmpeq sl, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #7 │ │ │ │ │ ldrheq r2, [sl, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq sp, [pc], r8 │ │ │ │ │ + adceq sp, pc, r8, lsl #7 │ │ │ │ │ ldrheq pc, [r9, #-144] @ 0xffffff70 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #7 │ │ │ │ │ ldrsbeq r2, [sl, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3580426,15 +3580426,15 @@ │ │ │ │ │ cmpeq r9, r0, lsl #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015a2b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr #23 │ │ │ │ │ cmpeq sl, r0, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r6, r0, asr sl │ │ │ │ │ + adcseq r5, r6, r0, lsl #21 │ │ │ │ │ cmpeq r9, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [sl, #-176] @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [sl, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #23 │ │ │ │ │ @@ -3580454,15 +3580454,15 @@ │ │ │ │ │ ldrsheq r2, [sl, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl ip │ │ │ │ │ cmpeq sl, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, lsr #4 │ │ │ │ │ + adcseq fp, r5, r0, asr r2 │ │ │ │ │ cmpeq r9, r0, lsr fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr ip │ │ │ │ │ cmpeq sl, r0, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3580526,15 +3580526,15 @@ │ │ │ │ │ cmpeq r9, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr sp │ │ │ │ │ cmpeq sl, r0, lsr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq pc, pc, r8, lsr #8 │ │ │ │ │ + adceq pc, pc, r8, asr #7 │ │ │ │ │ @ instruction: 0x0159fb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr sp │ │ │ │ │ @@ -3581134,15 +3581134,15 @@ │ │ │ │ │ cmpeq r9, r0, ror sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [sl, #-104] @ 0xffffff98 │ │ │ │ │ ldrheq r3, [sl, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r4, [r0], r0 │ │ │ │ │ + adcseq r4, r0, r0, asr #25 │ │ │ │ │ cmpeq r9, r8, lsl #27 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [sl, #-96] @ 0xffffffa0 │ │ │ │ │ @@ -3581714,15 +3581714,15 @@ │ │ │ │ │ cmpeq sl, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [sl, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #31 │ │ │ │ │ cmpeq sl, r0, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq sl, r5, r8, r1 │ │ │ │ │ + adcseq sl, r5, r8, asr #3 │ │ │ │ │ cmpeq r9, r8, lsl #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [sl, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror #31 │ │ │ │ │ cmpeq sl, r0, ror #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3582550,15 +3582550,15 @@ │ │ │ │ │ ldrheq r4, [sl, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [sl, #-200] @ 0xffffff38 │ │ │ │ │ ldrsbeq r4, [sl, #-192] @ 0xffffff40 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, ror #3 │ │ │ │ │ + ldrhteq sp, [r5], r8 │ │ │ │ │ cmpeq sl, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl lr │ │ │ │ │ ldrsheq r4, [sl, #-192] @ 0xffffff40 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3582569,15 +3582569,15 @@ │ │ │ │ │ cmpeq sl, r8, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sl, r0, lsl sp │ │ │ │ │ cmpeq sl, r8, lsr #2 │ │ │ │ │ cmpeq sl, r8, lsl sp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sl, r0, lsr #26 │ │ │ │ │ - sbceq r0, r2, r8, lsr #31 │ │ │ │ │ + ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ cmpeq sl, r8, lsr #26 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq sl, r0, lsr sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq sl, r8, lsr sp │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq sl, r8, asr #26 │ │ │ │ │ @@ -3582625,15 +3582625,15 @@ │ │ │ │ │ cmpeq sl, r8, ror #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq sl, r0, lsl #28 │ │ │ │ │ ldrsheq r4, [sl, #-208] @ 0xffffff30 │ │ │ │ │ ldrsheq r4, [sl, #-216] @ 0xffffff28 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r2, r8, lsr #31 │ │ │ │ │ + ldrdeq r0, [r2], #240 @ 0xf0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ │ cmpeq sl, r0, lsl lr │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3582734,15 +3582734,15 @@ │ │ │ │ │ @ instruction: 0x015a4f98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [sl, #-248] @ 0xffffff08 │ │ │ │ │ ldrheq r4, [sl, #-240] @ 0xffffff10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r9, pc, r0, ror #12 │ │ │ │ │ + ldrdeq r9, [pc], r8 @ │ │ │ │ │ cmpeq sl, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [sl, #-248] @ 0xffffff08 │ │ │ │ │ ldrsbeq r4, [sl, #-240] @ 0xffffff10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3583017,15 +3583017,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r2, fp, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r8, asr r6 │ │ │ │ │ + rsbseq r0, sl, r0, asr #11 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r6, r7, r8, asr r5 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3583875,15 +3583875,15 @@ │ │ │ │ │ cmpeq sl, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015a6190 │ │ │ │ │ cmpeq sl, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, lsl ip │ │ │ │ │ + adceq r3, lr, r0, ror ip │ │ │ │ │ cmpeq sl, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015a6198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr #3 │ │ │ │ │ @@ -3584195,15 +3584195,15 @@ │ │ │ │ │ cmpeq sl, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015a6690 │ │ │ │ │ cmpeq sl, r8, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r8, lsr #30 │ │ │ │ │ + adceq r3, pc, r8, asr pc @ │ │ │ │ │ cmpeq sl, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015a6698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr #13 │ │ │ │ │ @@ -3584354,15 +3584354,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr sl │ │ │ │ │ ldrsheq r6, [sl, #-136] @ 0xffffff78 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq ip, r8, r8, lsl #7 │ │ │ │ │ cmpeq sl, r0, lsl #7 │ │ │ │ │ cmpeq sl, r0, lsl #8 │ │ │ │ │ - sbceq sl, r0, r8, lsr ip │ │ │ │ │ + sbceq sl, r0, r0, ror #24 │ │ │ │ │ cmpeq sl, r0, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sl, r8, lsl r9 │ │ │ │ │ cmpeq sl, r0, lsl #7 │ │ │ │ │ cmpeq sl, r0, lsr #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sl, r8, lsr #18 │ │ │ │ │ @@ -3584384,15 +3584384,15 @@ │ │ │ │ │ cmpeq sl, r8, ror #18 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sl, r0, lsr #20 │ │ │ │ │ cmpeq sl, r0, ror r9 │ │ │ │ │ cmpeq sl, r8, ror r9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r0, lsl #19 │ │ │ │ │ - sbceq sl, r0, r8, lsr ip │ │ │ │ │ + sbceq sl, r0, r0, ror #24 │ │ │ │ │ cmpeq sl, r8, asr #19 │ │ │ │ │ cmpeq sl, r8, lsl #19 │ │ │ │ │ @ instruction: 0x015a6990 │ │ │ │ │ rscseq r9, r9, r8, asr sl │ │ │ │ │ @ instruction: 0x015a6998 │ │ │ │ │ rscseq r9, r9, r0, lsl #21 │ │ │ │ │ cmpeq sl, r0, lsr #19 │ │ │ │ │ @@ -3584455,15 +3584455,15 @@ │ │ │ │ │ cmpeq sl, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #21 │ │ │ │ │ @ instruction: 0x015a6a98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r0, lsr #1 │ │ │ │ │ + adceq r4, pc, r0, lsl r1 @ │ │ │ │ │ @ instruction: 0x015a5398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #21 │ │ │ │ │ ldrheq r6, [sl, #-168] @ 0xffffff58 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3584928,15 +3584928,15 @@ │ │ │ │ │ cmpeq sl, r8, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq r7, [sl, #-16] │ │ │ │ │ cmpeq sl, r8, lsl r5 │ │ │ │ │ ldrsheq r7, [sl, #-24] @ 0xffffffe8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sl, r0, lsl #4 │ │ │ │ │ - sbceq pc, r2, r0, asr #23 │ │ │ │ │ + smulleq pc, r2, r8, fp @ │ │ │ │ │ cmpeq sl, r8, lsl #4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq sl, r0, lsl r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq sl, r8, lsl r2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq sl, r0, asr #4 │ │ │ │ │ @@ -3584990,15 +3584990,15 @@ │ │ │ │ │ cmpeq sl, r0, ror #5 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsheq r7, [sl, #-40] @ 0xffffffd8 │ │ │ │ │ cmpeq sl, r8, ror #5 │ │ │ │ │ ldrsheq r7, [sl, #-32] @ 0xffffffe0 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r2, r0, asr #23 │ │ │ │ │ + smulleq pc, r2, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x010f27b0 │ │ │ │ │ cmpeq sl, r8, lsl #6 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3585379,15 +3585379,15 @@ │ │ │ │ │ ldrsheq r7, [sl, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [sl, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl r9 │ │ │ │ │ cmpeq sl, r8, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r6, r0, lsr #15 │ │ │ │ │ + ldrsbteq r0, [r6], r0 │ │ │ │ │ ldrsheq r5, [sl, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr sl │ │ │ │ │ cmpeq sl, r8, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3585869,15 +3585869,15 @@ │ │ │ │ │ cmpeq sl, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [sl, #-8] │ │ │ │ │ ldrheq r8, [sl, #-0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r9, pc, r0, lsr #24 │ │ │ │ │ + strdeq r9, [pc], r0 @ │ │ │ │ │ cmpeq sl, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [sl, #-0] │ │ │ │ │ @@ -3586163,15 +3586163,15 @@ │ │ │ │ │ cmpeq sl, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr r5 │ │ │ │ │ cmpeq sl, r8, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r8, asr #29 │ │ │ │ │ + strdeq r6, [lr], r8 @ │ │ │ │ │ cmpeq sl, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror #10 │ │ │ │ │ @@ -3586326,15 +3586326,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl r9 │ │ │ │ │ cmpeq sl, r8, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, lr, r8, lsl sp │ │ │ │ │ @ instruction: 0x015a5890 │ │ │ │ │ cmpeq sl, r8, lsl #4 │ │ │ │ │ - strdeq r6, [r0], #8 │ │ │ │ │ + ldrdeq r6, [r0], #0 │ │ │ │ │ cmpeq sl, r0, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sl, r8, ror #15 │ │ │ │ │ @ instruction: 0x015a5890 │ │ │ │ │ ldrsheq r8, [sl, #-112] @ 0xffffff90 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsheq r8, [sl, #-120] @ 0xffffff88 │ │ │ │ │ @@ -3586352,15 +3586352,15 @@ │ │ │ │ │ cmpeq sl, r8, lsr #16 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sl, r0, ror #17 │ │ │ │ │ cmpeq sl, r0, lsr r8 │ │ │ │ │ cmpeq sl, r8, lsr r8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r0, asr #16 │ │ │ │ │ - strdeq r6, [r0], #8 │ │ │ │ │ + ldrdeq r6, [r0], #0 │ │ │ │ │ cmpeq sl, r8, lsl #17 │ │ │ │ │ cmpeq sl, r8, asr #16 │ │ │ │ │ cmpeq sl, r0, asr r8 │ │ │ │ │ teqeq r0, r0, lsr #22 │ │ │ │ │ cmpeq sl, r8, asr r8 │ │ │ │ │ smlalbteq r4, r0, r8, r3 │ │ │ │ │ cmpeq sl, r0, ror #16 │ │ │ │ │ @@ -3587704,15 +3587704,15 @@ │ │ │ │ │ cmpeq sl, r8, asr #26 │ │ │ │ │ ldrsheq r8, [r4], #88 @ 0x58 │ │ │ │ │ cmpeq sl, r0, asr sp │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq sl, r8, asr sp │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ cmpeq sl, r0, ror #26 │ │ │ │ │ - sbceq sp, r0, r8, asr #7 │ │ │ │ │ + sbceq sp, r0, r0, lsr #7 │ │ │ │ │ cmpeq sl, r8, ror #26 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ cmpeq sl, r8, lsl #27 │ │ │ │ │ cmpeq sl, r0, ror sp │ │ │ │ │ cmpeq sl, r0, lsl #27 │ │ │ │ │ cmpeq sl, r8, ror sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3587726,29 +3587726,29 @@ │ │ │ │ │ cmpeq sl, r0, lsr #27 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ cmpeq sl, r8, lsr #27 │ │ │ │ │ tsteq sp, r0, asr #23 │ │ │ │ │ ldrheq r9, [sl, #-208] @ 0xffffff30 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrheq r9, [sl, #-216] @ 0xffffff28 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ cmpeq sl, r0, asr #27 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ cmpeq sl, r0, ror #27 │ │ │ │ │ cmpeq sl, r8, asr #27 │ │ │ │ │ ldrsbeq r9, [sl, #-216] @ 0xffffff28 │ │ │ │ │ ldrsbeq r9, [sl, #-208] @ 0xffffff30 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr #17 │ │ │ │ │ cmpeq sl, r8, ror #27 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [sl, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl lr │ │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrshteq r1, [r1], r0 │ │ │ │ │ @@ -3588120,15 +3588120,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [sl, #-72] @ 0xffffffb8 │ │ │ │ │ ldrsbeq sl, [sl, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq ip, r0, ror #7 │ │ │ │ │ cmpeq sl, r0, asr ip │ │ │ │ │ cmpeq sl, r8, asr #32 │ │ │ │ │ - sbceq r4, r0, r0, lsr sl │ │ │ │ │ + sbceq r4, r0, r0, ror #19 │ │ │ │ │ cmpeq sl, r8, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq sl, [sl, #-48] @ 0xffffffd0 │ │ │ │ │ cmpeq sl, r0, asr ip │ │ │ │ │ ldrsheq sl, [sl, #-56] @ 0xffffffc8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sl, r0, lsl #8 │ │ │ │ │ @@ -3588146,15 +3588146,15 @@ │ │ │ │ │ cmpeq sl, r0, lsr r4 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sl, r8, ror #9 │ │ │ │ │ cmpeq sl, r8, lsr r4 │ │ │ │ │ cmpeq sl, r0, asr #8 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r8, asr #8 │ │ │ │ │ - sbceq r4, r0, r0, lsr sl │ │ │ │ │ + sbceq r4, r0, r0, ror #19 │ │ │ │ │ @ instruction: 0x015aa490 │ │ │ │ │ cmpeq sl, r0, asr r4 │ │ │ │ │ cmpeq sl, r8, asr r4 │ │ │ │ │ smlalbbeq sp, r0, r0, sl │ │ │ │ │ cmpeq sl, r0, ror #8 │ │ │ │ │ smlaltbeq sp, r0, r8, sl │ │ │ │ │ cmpeq sl, r8, ror #8 │ │ │ │ │ @@ -3589087,15 +3589087,15 @@ │ │ │ │ │ cmpeq sl, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl #6 │ │ │ │ │ ldrsheq fp, [sl, #-40] @ 0xffffffd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r1, r0, asr #8 │ │ │ │ │ + adcseq r2, r1, r8, ror #8 │ │ │ │ │ cmpeq sl, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl r3 │ │ │ │ │ @@ -3589212,15 +3589212,15 @@ │ │ │ │ │ ldrsbeq fp, [sl, #-72] @ 0xffffffb8 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ cmpeq sl, r0, ror #9 │ │ │ │ │ rscseq r9, r9, r0, lsl ip │ │ │ │ │ cmpeq sl, r8, ror #9 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsheq fp, [sl, #-64] @ 0xffffffc0 │ │ │ │ │ - sbceq sl, r2, r8, lsl #30 │ │ │ │ │ + sbceq sl, r2, r0, lsr pc │ │ │ │ │ ldrsheq fp, [sl, #-72] @ 0xffffffb8 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq sl, r0, lsl #10 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq sl, r8, lsl #10 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq sl, r8, lsl r5 │ │ │ │ │ @@ -3589268,15 +3589268,15 @@ │ │ │ │ │ ldrheq fp, [sl, #-88] @ 0xffffffa8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrsbeq fp, [sl, #-80] @ 0xffffffb0 │ │ │ │ │ cmpeq sl, r0, asr #11 │ │ │ │ │ cmpeq sl, r8, asr #11 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r8, lsl #30 │ │ │ │ │ + sbceq sl, r2, r0, lsr pc │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalseq r9, r9, r8, fp @ │ │ │ │ │ cmpeq sl, r0, ror #11 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3589530,15 +3589530,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl fp │ │ │ │ │ ldrsbeq fp, [sl, #-152] @ 0xffffff68 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq lr, r8, r8, ror #5 │ │ │ │ │ cmpeq sl, r0, ror #1 │ │ │ │ │ cmpeq sl, r8, ror r6 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ ldrsheq fp, [sl, #-144] @ 0xffffff70 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq fp, [sl, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq sl, r0, ror #1 │ │ │ │ │ cmpeq sl, r0, lsl #20 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ cmpeq sl, r8, lsl #20 │ │ │ │ │ @@ -3589560,15 +3589560,15 @@ │ │ │ │ │ cmpeq sl, r8, asr #20 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sl, r0, lsl #22 │ │ │ │ │ cmpeq sl, r0, asr sl │ │ │ │ │ cmpeq sl, r8, asr sl │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r0, ror #20 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ cmpeq sl, r8, lsr #21 │ │ │ │ │ cmpeq sl, r8, ror #20 │ │ │ │ │ cmpeq sl, r0, ror sl │ │ │ │ │ ldrshteq r9, [r9], #168 @ 0xa8 │ │ │ │ │ cmpeq sl, r8, ror sl │ │ │ │ │ rscseq r9, r9, r0, lsr #22 │ │ │ │ │ cmpeq sl, r0, lsl #21 │ │ │ │ │ @@ -3589668,15 +3589668,15 @@ │ │ │ │ │ ldrsheq fp, [sl, #-184] @ 0xffffff48 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ cmpeq sl, r0, lsl #24 │ │ │ │ │ sbceq r8, r1, r8, lsr r7 │ │ │ │ │ cmpeq sl, r8, lsl #24 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r0, r0, lsr #2 │ │ │ │ │ + sbceq r6, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3589712,15 +3589712,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #27 │ │ │ │ │ ldrheq fp, [sl, #-192] @ 0xffffff40 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r8, r4, lr │ │ │ │ │ cmpeq sl, r0, asr #2 │ │ │ │ │ cmpeq sl, r0, lsl #25 │ │ │ │ │ - strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ cmpeq sl, r8, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq fp, [sl, #-192] @ 0xffffff40 │ │ │ │ │ cmpeq sl, r0, asr #2 │ │ │ │ │ ldrsbeq fp, [sl, #-200] @ 0xffffff38 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sl, r0, ror #25 │ │ │ │ │ @@ -3589740,15 +3589740,15 @@ │ │ │ │ │ cmpeq sl, r8, lsl sp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbeq fp, [sl, #-208] @ 0xffffff30 │ │ │ │ │ cmpeq sl, r0, lsr #26 │ │ │ │ │ cmpeq sl, r8, lsr #26 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r0, lsr sp │ │ │ │ │ - strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ + ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ cmpeq sl, r8, ror sp │ │ │ │ │ cmpeq sl, r8, lsr sp │ │ │ │ │ cmpeq sl, r0, asr #26 │ │ │ │ │ cmpeq r0, r0, ror #14 │ │ │ │ │ cmpeq sl, r8, asr #26 │ │ │ │ │ smlalbbeq r5, r0, r8, r7 │ │ │ │ │ cmpeq sl, r0, asr sp │ │ │ │ │ @@ -3589799,15 +3589799,15 @@ │ │ │ │ │ cmpeq sl, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #28 │ │ │ │ │ cmpeq sl, r8, lsl lr │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r0, r8, lsl r7 │ │ │ │ │ + adcseq r2, r0, r8, ror #13 │ │ │ │ │ cmpeq sl, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr lr │ │ │ │ │ @@ -3591506,15 +3591506,15 @@ │ │ │ │ │ cmpeq sl, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [sl, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [sl, #-128] @ 0xffffff80 │ │ │ │ │ cmpeq sl, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, ror #7 │ │ │ │ │ + adcseq r7, r6, r0, lsl #7 │ │ │ │ │ cmpeq sl, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [sl, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, ror #17 │ │ │ │ │ @@ -3592172,15 +3592172,15 @@ │ │ │ │ │ cmpeq sl, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr r3 │ │ │ │ │ cmpeq sl, r0, lsr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, asr #25 │ │ │ │ │ + umlalseq lr, r5, r0, ip │ │ │ │ │ cmpeq sl, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr r3 │ │ │ │ │ @@ -3592507,15 +3592507,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015ae990 │ │ │ │ │ cmpeq sl, r0, ror #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r4, r0, asr lr │ │ │ │ │ @ instruction: 0x015ac590 │ │ │ │ │ cmpeq sl, r0, ror #15 │ │ │ │ │ - sbceq r4, r0, r0, ror #19 │ │ │ │ │ + sbceq r4, r0, r0, lsr sl │ │ │ │ │ cmpeq sl, r8, ror r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sl, r0, lsl #17 │ │ │ │ │ @ instruction: 0x015ac590 │ │ │ │ │ cmpeq sl, r8, lsl #17 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x015ae890 │ │ │ │ │ @@ -3592535,15 +3592535,15 @@ │ │ │ │ │ cmpeq sl, r8, asr #17 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sl, r0, lsl #19 │ │ │ │ │ ldrsbeq lr, [sl, #-128] @ 0xffffff80 │ │ │ │ │ ldrsbeq lr, [sl, #-136] @ 0xffffff78 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r0, ror #17 │ │ │ │ │ - sbceq r4, r0, r0, ror #19 │ │ │ │ │ + sbceq r4, r0, r0, lsr sl │ │ │ │ │ cmpeq sl, r8, lsr #18 │ │ │ │ │ cmpeq sl, r8, ror #17 │ │ │ │ │ ldrsheq lr, [sl, #-128] @ 0xffffff80 │ │ │ │ │ smlaltbeq r6, r0, r8, r0 │ │ │ │ │ ldrsheq lr, [sl, #-136] @ 0xffffff78 │ │ │ │ │ ldrdeq r6, [r0, #-0] │ │ │ │ │ cmpeq sl, r0, lsl #18 │ │ │ │ │ @@ -3592996,15 +3592996,15 @@ │ │ │ │ │ ldrsheq lr, [sl, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl r0 @ │ │ │ │ │ rsbseq r8, sp, r0, lsl #23 │ │ │ │ │ cmpeq fp, r0 │ │ │ │ │ cmpeq sl, r0, lsl r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r8, lsr #15 │ │ │ │ │ + adceq fp, pc, r8, ror r7 @ │ │ │ │ │ cmpeq sl, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #32 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsr r0 @ │ │ │ │ │ cmpeq sl, r0, lsr r0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3593117,23 +3593117,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, lsl r3 @ │ │ │ │ │ cmpeq sl, r8, ror #3 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq sp, r8, ror r4 │ │ │ │ │ cmpeq sl, r0, ror r7 │ │ │ │ │ cmpeq sl, r8, lsl r1 @ │ │ │ │ │ - sbceq r4, r0, r8, lsr ip │ │ │ │ │ + sbceq r4, r0, r8, ror #23 │ │ │ │ │ cmpeq sl, r0, lsl #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sl, r8, lsl #4 @ │ │ │ │ │ cmpeq sl, r0, ror r7 │ │ │ │ │ cmpeq sl, r0, lsl r2 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sl, r8, lsl r2 @ │ │ │ │ │ - adcseq ip, pc, r8, ror #23 │ │ │ │ │ + umlalseq ip, pc, r8, fp @ │ │ │ │ │ cmpeq sl, r0, lsr #4 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq sl, r8, lsr #4 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq sl, r0, lsr r2 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq sl, r8, asr #4 @ │ │ │ │ │ @@ -3593145,15 +3593145,15 @@ │ │ │ │ │ cmpeq sl, r0, asr r2 @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sl, r8, lsl #6 @ │ │ │ │ │ cmpeq sl, r8, asr r2 @ │ │ │ │ │ cmpeq sl, r0, ror #4 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sl, r8, ror #4 @ │ │ │ │ │ - sbceq r4, r0, r8, lsr ip │ │ │ │ │ + sbceq r4, r0, r8, ror #23 │ │ │ │ │ ldrheq pc, [sl, #-32] @ 0xffffffe0 @ │ │ │ │ │ cmpeq sl, r0, ror r2 @ │ │ │ │ │ cmpeq sl, r8, ror r2 @ │ │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ │ cmpeq sl, r0, lsl #5 @ │ │ │ │ │ tsteq ip, r8, asr pc │ │ │ │ │ cmpeq sl, r8, lsl #5 @ │ │ │ │ │ @@ -3593183,15 +3593183,15 @@ │ │ │ │ │ cmpeq sl, r8, ror #5 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq sl, r0, lsl #6 @ │ │ │ │ │ ldrsheq pc, [sl, #-32] @ 0xffffffe0 @ │ │ │ │ │ ldrsheq pc, [sl, #-40] @ 0xffffffd8 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq ip, pc, r8, ror #23 │ │ │ │ │ + umlalseq ip, pc, r8, fp @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq ip, r8, lsl #30 │ │ │ │ │ cmpeq sl, r0, lsl r3 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3593612,15 +3593612,15 @@ │ │ │ │ │ cmpeq sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [sl, #-152] @ 0xffffff68 @ │ │ │ │ │ ldrheq pc, [sl, #-144] @ 0xffffff70 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r2, r8, ror r7 │ │ │ │ │ + adcseq r2, r2, r8, asr r7 │ │ │ │ │ cmpeq sl, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr #20 @ │ │ │ │ │ ldrsbeq pc, [sl, #-144] @ 0xffffff70 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3593649,15 +3593649,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, ror #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrdeq r1, [r3], #160 @ 0xa0 │ │ │ │ │ cmpeq sl, r0, asr #20 @ │ │ │ │ │ sbcseq r8, r4, r8, lsr #11 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r1, r8, lsr #26 │ │ │ │ │ + sbceq r0, r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, ror #20 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3593924,15 +3593924,15 @@ │ │ │ │ │ cmpeq sl, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsl #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015afe98 │ │ │ │ │ @ instruction: 0x015afe90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r1, r6, r8, r7 │ │ │ │ │ + adcseq r1, r6, r8, asr #15 │ │ │ │ │ cmpeq sl, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sl, r0, lsr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr r0 │ │ │ │ │ ldrheq pc, [sl, #-224] @ 0xffffff20 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3594378,15 +3594378,15 @@ │ │ │ │ │ adcseq r2, r3, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b0598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [fp, #-80] @ 0xffffffb0 │ │ │ │ │ cmpeq fp, r8, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, ip, r8, asr #18 │ │ │ │ │ + adceq sl, ip, r8, ror r9 │ │ │ │ │ cmpeq sl, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r0, [fp, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #11 │ │ │ │ │ @@ -3594580,15 +3594580,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [fp, #-136] @ 0xffffff78 │ │ │ │ │ ldrsbeq r0, [fp, #-128] @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq ip, r5, r0, asr #30 │ │ │ │ │ + adcseq ip, r5, r0, ror pc │ │ │ │ │ cmpeq sl, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [fp, #-128] @ 0xffffff80 │ │ │ │ │ @@ -3594690,15 +3594690,15 @@ │ │ │ │ │ cmpeq fp, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b0a90 │ │ │ │ │ cmpeq fp, r8, lsl #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r6, [r1], r8 │ │ │ │ │ + adcseq r6, r1, r0, asr #19 │ │ │ │ │ ldrheq ip, [sl, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b0a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #21 │ │ │ │ │ @@ -3594830,15 +3594830,15 @@ │ │ │ │ │ cmpeq sl, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #25 │ │ │ │ │ ldrheq r0, [fp, #-200] @ 0xffffff38 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r9, ip, r0, ror #19 │ │ │ │ │ + strdeq r9, [ip], r8 @ │ │ │ │ │ cmpeq sl, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [fp, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [fp, #-200] @ 0xffffff38 │ │ │ │ │ @@ -3594869,15 +3594869,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl #29 │ │ │ │ │ cmpeq fp, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, lsr #32 @ │ │ │ │ │ cmpeq sl, r0, ror #22 │ │ │ │ │ cmpeq fp, r8, lsl #20 │ │ │ │ │ - sbceq r9, r0, r0, lsr #27 │ │ │ │ │ + sbceq r9, r0, r8, asr #27 │ │ │ │ │ cmpeq fp, r0, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq fp, r8, ror #26 │ │ │ │ │ cmpeq sl, r0, ror #22 │ │ │ │ │ cmpeq fp, r0, ror sp │ │ │ │ │ @ instruction: 0x010ddb98 │ │ │ │ │ cmpeq fp, r8, ror sp │ │ │ │ │ @@ -3594901,15 +3594901,15 @@ │ │ │ │ │ cmpeq fp, r0, asr #27 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq fp, r8, ror lr │ │ │ │ │ cmpeq fp, r8, asr #27 │ │ │ │ │ ldrsbeq r0, [fp, #-208] @ 0xffffff30 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ ldrsbeq r0, [fp, #-216] @ 0xffffff28 │ │ │ │ │ - sbceq r9, r0, r0, lsr #27 │ │ │ │ │ + sbceq r9, r0, r8, asr #27 │ │ │ │ │ cmpeq fp, r0, lsr #28 │ │ │ │ │ cmpeq fp, r0, ror #27 │ │ │ │ │ cmpeq fp, r8, ror #27 │ │ │ │ │ sbcseq sl, r4, r8, asr #27 │ │ │ │ │ ldrsheq r0, [fp, #-208] @ 0xffffff30 │ │ │ │ │ ldrsheq sl, [r4], #208 @ 0xd0 │ │ │ │ │ ldrsheq r0, [fp, #-216] @ 0xffffff28 │ │ │ │ │ @@ -3595144,15 +3595144,15 @@ │ │ │ │ │ cmpeq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b1190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #3 │ │ │ │ │ cmpeq fp, r0, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq pc, pc, r8, lsl r8 @ │ │ │ │ │ + adceq pc, pc, r0, asr r8 @ │ │ │ │ │ ldrsheq ip, [sl, #-176] @ 0xffffff50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r1, [fp, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #3 │ │ │ │ │ cmpeq fp, r0, asr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3595371,15 +3595371,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr r6 │ │ │ │ │ cmpeq fp, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r9, sp, r8, asr #5 │ │ │ │ │ ldrheq ip, [sl, #-192] @ 0xffffff40 │ │ │ │ │ cmpeq fp, r0, lsl r1 │ │ │ │ │ - ldrdeq r6, [r0], #0 │ │ │ │ │ + strdeq r6, [r0], #8 │ │ │ │ │ cmpeq fp, r8, lsr r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq fp, r0, asr #10 │ │ │ │ │ ldrheq ip, [sl, #-192] @ 0xffffff40 │ │ │ │ │ cmpeq fp, r8, asr #10 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq fp, r0, asr r5 │ │ │ │ │ @@ -3595399,15 +3595399,15 @@ │ │ │ │ │ cmpeq fp, r8, lsl #11 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq fp, r0, asr #12 │ │ │ │ │ @ instruction: 0x015b1590 │ │ │ │ │ @ instruction: 0x015b1598 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq fp, r0, lsr #11 │ │ │ │ │ - ldrdeq r6, [r0], #0 │ │ │ │ │ + strdeq r6, [r0], #8 │ │ │ │ │ cmpeq fp, r8, ror #11 │ │ │ │ │ cmpeq fp, r8, lsr #11 │ │ │ │ │ ldrheq r1, [fp, #-80] @ 0xffffffb0 │ │ │ │ │ rscseq r5, fp, r0, lsr #22 │ │ │ │ │ ldrheq r1, [fp, #-88] @ 0xffffffa8 │ │ │ │ │ rscseq r5, fp, r8, asr #22 │ │ │ │ │ cmpeq fp, r0, asr #11 │ │ │ │ │ @@ -3595703,15 +3595703,15 @@ │ │ │ │ │ cmpeq fp, r8, asr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq fp, r0, asr sl │ │ │ │ │ cmpeq sl, r0, ror sp │ │ │ │ │ cmpeq fp, r8, asr sl │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq fp, r0, ror #20 │ │ │ │ │ - sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #6 │ │ │ │ │ cmpeq fp, r8, ror #20 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq fp, r0, ror sl │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq fp, r8, ror sl │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ @ instruction: 0x015b1a98 │ │ │ │ │ @@ -3595763,15 +3595763,15 @@ │ │ │ │ │ cmpeq fp, r8, lsr fp │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq fp, r0, asr fp │ │ │ │ │ cmpeq fp, r0, asr #22 │ │ │ │ │ cmpeq fp, r8, asr #22 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r0, r0, asr r3 @ │ │ │ │ │ + sbceq pc, r0, r8, lsr #6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r8, r4, r0, lsl ip │ │ │ │ │ cmpeq fp, r0, ror #22 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3595822,15 +3595822,15 @@ │ │ │ │ │ cmpeq sl, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #24 │ │ │ │ │ cmpeq fp, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, lsr #10 │ │ │ │ │ + ldrshteq fp, [r5], r0 │ │ │ │ │ ldrheq ip, [sl, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr ip │ │ │ │ │ @@ -3595902,15 +3595902,15 @@ │ │ │ │ │ cmpeq fp, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsl #27 │ │ │ │ │ cmpeq fp, r8, ror sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq fp, [r5], r0 │ │ │ │ │ + adcseq fp, r5, r0, ror #17 │ │ │ │ │ cmpeq sl, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b1d90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b1d98 │ │ │ │ │ @@ -3596154,23 +3596154,23 @@ │ │ │ │ │ cmpeq fp, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror r1 │ │ │ │ │ cmpeq fp, r8, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r4, [r0], r8 │ │ │ │ │ + adcseq r4, r0, r0, lsl r8 │ │ │ │ │ cmpeq sl, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b2190 │ │ │ │ │ cmpeq fp, r8, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r0, lsl #9 │ │ │ │ │ + adcseq r0, r0, r0, asr r4 │ │ │ │ │ cmpeq sl, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b2198 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #3 │ │ │ │ │ @@ -3596190,15 +3596190,15 @@ │ │ │ │ │ cmpeq fp, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsl #4 │ │ │ │ │ ldrsheq r2, [fp, #-24] @ 0xffffffe8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r8, ror #1 │ │ │ │ │ + adceq r5, pc, r0, lsr #2 │ │ │ │ │ ldrsbeq ip, [sl, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl r2 │ │ │ │ │ @@ -3598182,15 +3598182,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr r2 │ │ │ │ │ cmpeq fp, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatbeq ip, r8, r6, fp │ │ │ │ │ ldrsbeq r3, [fp, #-16] │ │ │ │ │ cmpeq fp, r0, lsr #32 │ │ │ │ │ - sbceq r5, r0, r8, lsl #30 │ │ │ │ │ + sbceq r5, r0, r0, lsr pc │ │ │ │ │ cmpeq fp, r8, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq fp, r0, lsr r1 │ │ │ │ │ ldrsbeq r3, [fp, #-16] │ │ │ │ │ cmpeq fp, r8, lsr r1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq fp, r0, asr #2 │ │ │ │ │ @@ -3598208,15 +3598208,15 @@ │ │ │ │ │ cmpeq fp, r0, ror r1 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq fp, r8, lsr #4 │ │ │ │ │ cmpeq fp, r8, ror r1 │ │ │ │ │ cmpeq fp, r0, lsl #3 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq fp, r8, lsl #3 │ │ │ │ │ - sbceq r5, r0, r8, lsl #30 │ │ │ │ │ + sbceq r5, r0, r0, lsr pc │ │ │ │ │ ldrsbeq r4, [fp, #-16] │ │ │ │ │ @ instruction: 0x015b4190 │ │ │ │ │ @ instruction: 0x015b4198 │ │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ │ cmpeq fp, r0, lsr #3 │ │ │ │ │ cmpeq r0, r0, asr #8 │ │ │ │ │ cmpeq fp, r8, lsr #3 │ │ │ │ │ @@ -3599479,15 +3599479,15 @@ │ │ │ │ │ cmpeq fp, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror #10 │ │ │ │ │ cmpeq fp, r0, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r5, [r5], r8 │ │ │ │ │ + adcseq r5, r5, r8, lsl r5 │ │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl #11 │ │ │ │ │ cmpeq fp, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3599515,15 +3599515,15 @@ │ │ │ │ │ ldrsbeq r5, [fp, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [fp, #-88] @ 0xffffffa8 │ │ │ │ │ ldrsheq r5, [fp, #-80] @ 0xffffffb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r7, r6, r0, r2 │ │ │ │ │ + ldrshteq r7, [r6], r0 │ │ │ │ │ cmpeq fp, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl r6 │ │ │ │ │ cmpeq fp, r0, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3599637,15 +3599637,15 @@ │ │ │ │ │ cmpeq fp, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror #15 │ │ │ │ │ ldrsbeq r5, [fp, #-120] @ 0xffffff88 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r0, lsr r5 │ │ │ │ │ + ldrsbteq r4, [r0], r0 │ │ │ │ │ cmpeq fp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [fp, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [fp, #-120] @ 0xffffff88 │ │ │ │ │ @@ -3599721,15 +3599721,15 @@ │ │ │ │ │ cmpeq fp, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr r9 │ │ │ │ │ cmpeq fp, r8, lsr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq lr, r5, r0, r0 │ │ │ │ │ + adcseq lr, r5, r0, asr #1 │ │ │ │ │ ldrsheq r3, [fp, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #18 │ │ │ │ │ @@ -3599919,15 +3599919,15 @@ │ │ │ │ │ cmpeq fp, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #24 │ │ │ │ │ cmpeq fp, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, sp, r0, lsl r3 │ │ │ │ │ + adceq fp, sp, r8, ror r3 │ │ │ │ │ cmpeq fp, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror #24 │ │ │ │ │ @@ -3600099,15 +3600099,15 @@ │ │ │ │ │ ldrsheq r3, [fp, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl pc │ │ │ │ │ cmpeq fp, r0, lsl pc │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r0, r8, lsl pc │ │ │ │ │ + adcseq sl, r0, r0, asr #31 │ │ │ │ │ cmpeq fp, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr pc │ │ │ │ │ @@ -3600263,15 +3600263,15 @@ │ │ │ │ │ cmpeq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b6190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #3 │ │ │ │ │ cmpeq fp, r0, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r0, asr r5 @ │ │ │ │ │ + adceq ip, pc, r0, lsl #11 │ │ │ │ │ cmpeq fp, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [fp, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [fp, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #3 │ │ │ │ │ @@ -3600342,15 +3600342,15 @@ │ │ │ │ │ cmpeq fp, r8, asr #5 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ ldrsbeq r6, [fp, #-32] @ 0xffffffe0 │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ ldrsbeq r6, [fp, #-40] @ 0xffffffd8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq fp, r0, ror #5 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ cmpeq fp, r8, ror #5 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsheq r6, [fp, #-32] @ 0xffffffe0 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsheq r6, [fp, #-40] @ 0xffffffd8 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq fp, r8, lsl #6 │ │ │ │ │ @@ -3600398,15 +3600398,15 @@ │ │ │ │ │ cmpeq fp, r8, lsr #7 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq fp, r0, asr #7 │ │ │ │ │ ldrheq r6, [fp, #-48] @ 0xffffffd0 │ │ │ │ │ ldrheq r6, [fp, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r4, r2, r8, ror #13 │ │ │ │ │ + sbceq r4, r2, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r7, r9, r8, ror r8 │ │ │ │ │ ldrsbeq r6, [fp, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ ldrsbeq r6, [fp, #-56] @ 0xffffffc8 │ │ │ │ │ rsceq pc, r8, r0, lsl r7 @ │ │ │ │ │ cmpeq fp, r0, ror #7 │ │ │ │ │ @@ -3601159,15 +3601159,15 @@ │ │ │ │ │ cmpeq fp, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015b6f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #31 │ │ │ │ │ cmpeq fp, r0, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, ip, r0, lsr #29 │ │ │ │ │ + adceq fp, ip, r8, ror lr │ │ │ │ │ cmpeq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [fp, #-240] @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #31 │ │ │ │ │ cmpeq fp, r0, asr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3602735,15 +3602735,15 @@ │ │ │ │ │ cmpeq fp, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #16 │ │ │ │ │ cmpeq fp, r0, asr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r0, r0, r8, sl @ │ │ │ │ │ + adcseq r0, r0, r8, lsl #20 │ │ │ │ │ cmpeq fp, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror #16 │ │ │ │ │ @@ -3605232,15 +3605232,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008a3bb8 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r0, sl, r0, ror #9 │ │ │ │ │ + rsbseq r0, sl, r8, asr #8 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaleq r0, r0, r8, r7 @ │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ @@ -3606668,15 +3606668,15 @@ │ │ │ │ │ cmpeq fp, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #11 │ │ │ │ │ ldrheq ip, [fp, #-88] @ 0xffffffa8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq ip, [r6], r8 │ │ │ │ │ + adcseq ip, r6, r8, lsl fp │ │ │ │ │ cmpeq fp, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [fp, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [fp, #-88] @ 0xffffffa8 │ │ │ │ │ @@ -3606765,15 +3606765,15 @@ │ │ │ │ │ cmpeq fp, r8, lsr #14 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ cmpeq fp, r0, lsr r7 │ │ │ │ │ adcseq sl, pc, r8, asr #2 │ │ │ │ │ cmpeq fp, r8, lsr r7 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ cmpeq fp, r0, asr #14 │ │ │ │ │ - sbceq lr, r0, r8, ror r8 │ │ │ │ │ + sbceq lr, r0, r0, lsr #17 │ │ │ │ │ cmpeq fp, r8, asr #14 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3606784,15 +3606784,15 @@ │ │ │ │ │ cmpeq fp, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015bc790 │ │ │ │ │ cmpeq fp, r8, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, asr #4 │ │ │ │ │ + adcseq lr, r5, r0, lsl r2 │ │ │ │ │ cmpeq fp, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015bc798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr #15 │ │ │ │ │ @@ -3607056,23 +3607056,23 @@ │ │ │ │ │ cmpeq fp, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [fp, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [fp, #-176] @ 0xffffff50 │ │ │ │ │ cmpeq fp, r8, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq ip, r5, r0, asr #21 │ │ │ │ │ + ldrshteq ip, [r5], r0 │ │ │ │ │ ldrheq sl, [fp, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [fp, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [fp, #-176] @ 0xffffff50 │ │ │ │ │ cmpeq fp, r8, ror #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, lsl r2 │ │ │ │ │ + adcseq lr, r5, r0, asr #4 │ │ │ │ │ ldrsbeq sl, [fp, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [fp, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, lsl ip │ │ │ │ │ cmpeq fp, r8, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3607123,15 +3607123,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl #28 │ │ │ │ │ cmpeq fp, r8, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r6, r8, r0, asr #29 │ │ │ │ │ cmpeq fp, r0, lsl #16 │ │ │ │ │ cmpeq fp, r8, lsl #22 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ cmpeq fp, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq fp, r8, ror #25 │ │ │ │ │ cmpeq fp, r0, lsl #16 │ │ │ │ │ ldrsheq ip, [fp, #-192] @ 0xffffff40 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsheq ip, [fp, #-200] @ 0xffffff38 │ │ │ │ │ @@ -3607147,15 +3607147,15 @@ │ │ │ │ │ cmpeq fp, r0, lsr #26 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsbeq ip, [fp, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq fp, r8, lsr #26 │ │ │ │ │ cmpeq fp, r0, lsr sp │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq fp, r8, lsr sp │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ cmpeq fp, r0, lsl #27 │ │ │ │ │ cmpeq fp, r0, asr #26 │ │ │ │ │ cmpeq fp, r8, asr #26 │ │ │ │ │ sbcseq r4, r4, r0, asr #18 │ │ │ │ │ cmpeq fp, r0, asr sp │ │ │ │ │ sbcseq r4, r4, r8, ror #18 │ │ │ │ │ cmpeq fp, r8, asr sp │ │ │ │ │ @@ -3607920,15 +3607920,15 @@ │ │ │ │ │ cmpeq fp, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr r9 │ │ │ │ │ cmpeq fp, r8, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r0, r0, r8, lsr sl │ │ │ │ │ + adcseq r0, r0, r8, ror #20 │ │ │ │ │ @ instruction: 0x015ba998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror #18 │ │ │ │ │ @@ -3608189,15 +3608189,15 @@ │ │ │ │ │ cmpeq fp, r8, ror #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq fp, r0, ror sp │ │ │ │ │ cmpeq fp, r0, ror sl │ │ │ │ │ cmpeq fp, r8, ror sp │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq fp, r0, lsl #27 │ │ │ │ │ - sbceq r5, r2, r0, ror #4 │ │ │ │ │ + sbceq r5, r2, r8, lsl #5 │ │ │ │ │ cmpeq fp, r8, lsl #27 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x015bdd90 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x015bdd98 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq fp, r8, lsr #27 │ │ │ │ │ @@ -3608245,15 +3608245,15 @@ │ │ │ │ │ cmpeq fp, r8, asr #28 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq fp, r0, ror #28 │ │ │ │ │ cmpeq fp, r0, asr lr │ │ │ │ │ cmpeq fp, r8, asr lr │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r2, r0, ror #4 │ │ │ │ │ + sbceq r5, r2, r8, lsl #5 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, sl, r0, lsr #27 │ │ │ │ │ cmpeq fp, r0, ror lr │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3609096,15 +3609096,15 @@ │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015beb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [fp, #-176] @ 0xffffff50 │ │ │ │ │ cmpeq fp, r8, lsr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r0, lsr #9 │ │ │ │ │ + adcseq r4, r0, r0, ror r4 │ │ │ │ │ cmpeq fp, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [fp, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #23 │ │ │ │ │ @@ -3610382,15 +3610382,15 @@ │ │ │ │ │ cmpeq ip, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [fp, #-240] @ 0xffffff10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, asr #31 @ │ │ │ │ │ cmpeq fp, r0, asr #31 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, asr #8 │ │ │ │ │ + adcseq r9, r5, r0, lsl r4 │ │ │ │ │ cmpeq ip, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [fp, #-240] @ 0xffffff10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, ror #31 @ │ │ │ │ │ cmpeq fp, r0, ror #31 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3612011,15 +3612011,15 @@ │ │ │ │ │ cmpeq ip, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #18 │ │ │ │ │ cmpeq ip, r8, lsr r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, lsl #12 │ │ │ │ │ + adceq r3, lr, r0, ror #12 │ │ │ │ │ cmpeq ip, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr r9 │ │ │ │ │ @@ -3612217,15 +3612217,15 @@ │ │ │ │ │ cmpeq ip, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror ip │ │ │ │ │ cmpeq ip, r0, ror ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r5, r0, asr #31 │ │ │ │ │ + ldrshteq r6, [r5], r0 │ │ │ │ │ cmpeq ip, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015c1c90 │ │ │ │ │ @@ -3612747,15 +3612747,15 @@ │ │ │ │ │ cmpeq ip, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #9 │ │ │ │ │ ldrheq r2, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r3, r1, r8, lr │ │ │ │ │ + adcseq r3, r1, r8, lsl #28 │ │ │ │ │ cmpeq ip, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r2, [ip, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r2, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ @@ -3612931,15 +3612931,15 @@ │ │ │ │ │ cmpeq ip, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #15 │ │ │ │ │ @ instruction: 0x015c2798 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r0, r8, lsr #6 │ │ │ │ │ + adcseq pc, r0, r8, ror r3 @ │ │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [ip, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r2, [ip, #-120] @ 0xffffff88 │ │ │ │ │ @@ -3613333,15 +3613333,15 @@ │ │ │ │ │ cmpeq ip, r8, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r2, [ip, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #27 │ │ │ │ │ cmpeq ip, r0, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strhteq r5, [lr], r0 │ │ │ │ │ + adceq r5, lr, r0, ror #11 │ │ │ │ │ ldrheq r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r2, [ip, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r2, [ip, #-216] @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl #28 │ │ │ │ │ @@ -3613651,15 +3613651,15 @@ │ │ │ │ │ cmpeq ip, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #5 │ │ │ │ │ ldrsbeq r3, [ip, #-40] @ 0xffffffd8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, lsr ip │ │ │ │ │ + adcseq lr, r5, r0, lsl #24 │ │ │ │ │ @ instruction: 0x015c0590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [ip, #-32] @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [ip, #-40] @ 0xffffffd8 │ │ │ │ │ @@ -3613775,15 +3613775,15 @@ │ │ │ │ │ ldrheq r3, [ip, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [ip, #-64] @ 0xffffffc0 │ │ │ │ │ cmpeq ip, r8, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r2, r8, lsr #24 │ │ │ │ │ + adcseq r3, r2, r8, asr #24 │ │ │ │ │ cmpeq ip, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #9 │ │ │ │ │ @@ -3613939,15 +3613939,15 @@ │ │ │ │ │ cmpeq ip, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #14 │ │ │ │ │ cmpeq ip, r8, asr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, lsl #5 │ │ │ │ │ + ldrhteq r2, [r6], r0 │ │ │ │ │ cmpeq ip, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror r7 │ │ │ │ │ @@ -3614308,15 +3614308,15 @@ │ │ │ │ │ cmpeq ip, r8, lsl #26 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ cmpeq ip, r0, lsl sp │ │ │ │ │ sbceq sl, r0, r0, lsr r0 │ │ │ │ │ cmpeq ip, r8, lsl sp │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ cmpeq ip, r0, lsr #26 │ │ │ │ │ - sbceq r6, r1, r0, ror r1 │ │ │ │ │ + sbceq r6, r1, r8, asr #2 │ │ │ │ │ cmpeq ip, r8, lsr #26 │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ cmpeq ip, r0, ror #28 │ │ │ │ │ cmpeq ip, r0, lsr sp │ │ │ │ │ cmpeq ip, r0, asr #26 │ │ │ │ │ cmpeq ip, r8, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3614927,15 +3614927,15 @@ │ │ │ │ │ cmpeq ip, r0, ror #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [ip, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [ip, #-96] @ 0xffffffa0 │ │ │ │ │ cmpeq ip, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r4, [lr], r8 @ │ │ │ │ │ + adceq r4, lr, r8, asr #19 │ │ │ │ │ cmpeq ip, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [ip, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #13 │ │ │ │ │ @@ -3614983,15 +3614983,15 @@ │ │ │ │ │ @ instruction: 0x015c0890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015c4798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [ip, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq ip, r8, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r6, r8, ror #8 │ │ │ │ │ + umlalseq r8, r6, r8, r4 │ │ │ │ │ cmpeq ip, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [ip, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #15 │ │ │ │ │ @@ -3616464,15 +3616464,15 @@ │ │ │ │ │ ldrheq r5, [ip, #-232] @ 0xffffff18 │ │ │ │ │ sbcseq sl, r4, r8, asr #22 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ cmpeq ip, r8, asr #29 │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ ldrsbeq r5, [ip, #-224] @ 0xffffff20 │ │ │ │ │ - sbceq r1, r3, r0, ror #29 │ │ │ │ │ + sbceq r1, r3, r8, lsl #30 │ │ │ │ │ ldrsbeq r5, [ip, #-232] @ 0xffffff18 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsceq r3, r9, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3616607,15 +3616607,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [ip, #-8] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl r1 │ │ │ │ │ cmpeq ip, r8, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, pc, r0, lsl r2 @ │ │ │ │ │ + adceq r7, pc, r8, asr #4 │ │ │ │ │ cmpeq ip, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #2 │ │ │ │ │ @@ -3617604,15 +3617604,15 @@ │ │ │ │ │ cmpeq ip, r8, lsl #1 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ @ instruction: 0x015c7090 │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ @ instruction: 0x015c7098 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq ip, r0, lsr #1 │ │ │ │ │ - sbceq r2, r3, r8, asr #17 │ │ │ │ │ + strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ cmpeq ip, r8, lsr #1 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrheq r7, [ip, #-0] │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrheq r7, [ip, #-8] │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq ip, r8, asr #1 │ │ │ │ │ @@ -3617660,15 +3617660,15 @@ │ │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq ip, r0, lsl #3 │ │ │ │ │ cmpeq ip, r0, ror r1 │ │ │ │ │ cmpeq ip, r8, ror r1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r3, r8, asr #17 │ │ │ │ │ + strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x015c7190 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3617895,15 +3617895,15 @@ │ │ │ │ │ cmpeq ip, r8, asr #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr r5 │ │ │ │ │ cmpeq ip, r8, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r8, lsl #15 │ │ │ │ │ + adceq r3, pc, r0, asr #15 │ │ │ │ │ cmpeq ip, r0, ror #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr r5 │ │ │ │ │ cmpeq ip, r8, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3618641,15 +3618641,15 @@ │ │ │ │ │ cmpeq ip, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [ip, #-8] │ │ │ │ │ ldrsbeq r8, [ip, #-0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r6, r0, asr #10 │ │ │ │ │ + adcseq r5, r6, r0, ror r5 │ │ │ │ │ cmpeq ip, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [ip, #-0] │ │ │ │ │ @@ -3618677,15 +3618677,15 @@ │ │ │ │ │ cmpeq ip, r0, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ │ cmpeq ip, r0, ror #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, asr #14 │ │ │ │ │ + adcseq r8, r5, r0, ror r7 │ │ │ │ │ cmpeq ip, r8, rrx │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #3 │ │ │ │ │ cmpeq ip, r0, lsl #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3619201,15 +3619201,15 @@ │ │ │ │ │ cmpeq ip, r8, ror r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015c8998 │ │ │ │ │ @ instruction: 0x015c8990 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - strdeq r2, [pc], r8 @ │ │ │ │ │ + adceq r2, pc, r8, asr sp @ │ │ │ │ │ cmpeq ip, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [ip, #-144] @ 0xffffff70 │ │ │ │ │ @@ -3620722,15 +3620722,15 @@ │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #2 │ │ │ │ │ cmpeq ip, r8, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, pc, r8, ror #20 │ │ │ │ │ + umlaleq r7, pc, r8, sl @ │ │ │ │ │ ldrheq r9, [ip, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror r1 │ │ │ │ │ @@ -3621442,15 +3621442,15 @@ │ │ │ │ │ cmpeq ip, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #25 │ │ │ │ │ @ instruction: 0x015cac98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r2, r0, ror #1 │ │ │ │ │ + adcseq r4, r2, r0, lsl #2 │ │ │ │ │ cmpeq ip, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #25 │ │ │ │ │ ldrheq sl, [ip, #-200] @ 0xffffff38 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3622218,15 +3622218,15 @@ │ │ │ │ │ cmpeq ip, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #17 │ │ │ │ │ ldrheq fp, [ip, #-136] @ 0xffffff78 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r6, r8, lsr r1 │ │ │ │ │ + adcseq r8, r6, r8, ror #2 │ │ │ │ │ cmpeq ip, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [ip, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [ip, #-136] @ 0xffffff78 │ │ │ │ │ @@ -3622416,15 +3622416,15 @@ │ │ │ │ │ ldrheq fp, [ip, #-184] @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [ip, #-184] @ 0xffffff48 │ │ │ │ │ ldrsbeq fp, [ip, #-176] @ 0xffffff50 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, lsr #27 │ │ │ │ │ + adcseq pc, r5, r8, ror sp @ │ │ │ │ │ cmpeq ip, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [ip, #-176] @ 0xffffff50 │ │ │ │ │ @@ -3622472,15 +3622472,15 @@ │ │ │ │ │ @ instruction: 0x015cbc98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [ip, #-200] @ 0xffffff38 │ │ │ │ │ ldrheq fp, [ip, #-192] @ 0xffffff40 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r0, asr r4 @ │ │ │ │ │ + adceq sp, pc, r0, lsr #8 │ │ │ │ │ cmpeq ip, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [ip, #-192] @ 0xffffff40 │ │ │ │ │ @@ -3622594,15 +3622594,15 @@ │ │ │ │ │ cmpeq ip, r0, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #29 │ │ │ │ │ @ instruction: 0x015cbe98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r8, ip, r8, asr r4 │ │ │ │ │ + strhteq r8, [ip], r0 │ │ │ │ │ ldrheq r9, [ip, #-144] @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #29 │ │ │ │ │ ldrheq fp, [ip, #-232] @ 0xffffff18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3622778,15 +3622778,15 @@ │ │ │ │ │ cmpeq ip, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl #3 │ │ │ │ │ cmpeq ip, r8, ror r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r0, asr #11 │ │ │ │ │ + adceq r6, pc, r0, asr r5 @ │ │ │ │ │ cmpeq ip, r0, ror sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015cc190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015cc198 │ │ │ │ │ @@ -3622980,15 +3622980,15 @@ │ │ │ │ │ cmpeq ip, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015cc490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsr #9 │ │ │ │ │ cmpeq ip, r0, lsr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, asr r6 │ │ │ │ │ + adcseq r8, r5, r0, lsl #13 │ │ │ │ │ cmpeq ip, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [ip, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #9 │ │ │ │ │ cmpeq ip, r0, asr #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3623112,15 +3623112,15 @@ │ │ │ │ │ @ instruction: 0x015cc698 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [ip, #-104] @ 0xffffff98 │ │ │ │ │ ldrheq ip, [ip, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r8, lsl #22 │ │ │ │ │ + adceq r6, pc, r8, asr #23 │ │ │ │ │ cmpeq ip, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [ip, #-104] @ 0xffffff98 │ │ │ │ │ ldrsbeq ip, [ip, #-96] @ 0xffffffa0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3623176,15 +3623176,15 @@ │ │ │ │ │ @ instruction: 0x015cc798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [ip, #-120] @ 0xffffff88 │ │ │ │ │ ldrheq ip, [ip, #-112] @ 0xffffff90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, pc, r0, asr r5 @ │ │ │ │ │ + adceq fp, pc, r0, lsl #11 │ │ │ │ │ cmpeq ip, r8, ror #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [ip, #-120] @ 0xffffff88 │ │ │ │ │ ldrsbeq ip, [ip, #-112] @ 0xffffff90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3623962,15 +3623962,15 @@ │ │ │ │ │ cmpeq ip, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl #8 │ │ │ │ │ ldrsheq sp, [ip, #-56] @ 0xffffffc8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq pc, [r5], r8 @ │ │ │ │ │ + adcseq pc, r5, r8, lsl #1 │ │ │ │ │ cmpeq ip, r8, lsr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl r4 │ │ │ │ │ @@ -3626071,15 +3626071,15 @@ │ │ │ │ │ cmpeq ip, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [ip, #-72] @ 0xffffffb8 @ │ │ │ │ │ ldrsheq pc, [ip, #-64] @ 0xffffffc0 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, asr r1 │ │ │ │ │ + adcseq lr, r5, r0, lsl #3 │ │ │ │ │ cmpeq ip, r8, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl r5 @ │ │ │ │ │ @@ -3626218,15 +3626218,15 @@ │ │ │ │ │ cmpeq ip, r8, asr #14 @ │ │ │ │ │ cmpeq ip, r8, lsr #14 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq ip, r0, lsr r7 @ │ │ │ │ │ cmpeq ip, r8, lsr r7 @ │ │ │ │ │ adcseq sl, sp, r0, ror #24 │ │ │ │ │ cmpeq ip, r0, asr #14 @ │ │ │ │ │ - sbceq r5, r0, r0, lsr pc │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r3, r0, ror #4 │ │ │ │ │ cmpeq ip, r0, ror r7 @ │ │ │ │ │ cmpeq ip, r0, asr r7 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq ip, r8, asr r7 @ │ │ │ │ │ cmpeq ip, r0, ror #14 @ │ │ │ │ │ @@ -3626361,15 +3626361,15 @@ │ │ │ │ │ cmpeq ip, r0, ror #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #18 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, lsl #19 @ │ │ │ │ │ cmpeq ip, r8, ror r9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, asr #2 │ │ │ │ │ + adcseq pc, r5, r8, ror r1 @ │ │ │ │ │ cmpeq ip, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, lsl #19 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #19 @ │ │ │ │ │ @ instruction: 0x015cf998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3626479,15 +3626479,15 @@ │ │ │ │ │ cmpeq ip, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, asr #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr fp @ │ │ │ │ │ cmpeq ip, r0, asr fp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq fp, sp, r8, lsl #28 │ │ │ │ │ + adceq fp, sp, r0, lsl ip │ │ │ │ │ @ instruction: 0x015ce398 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror fp @ │ │ │ │ │ @@ -3626507,15 +3626507,15 @@ │ │ │ │ │ cmpeq ip, r8, lsr #23 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [ip, #-176] @ 0xffffff50 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #23 @ │ │ │ │ │ cmpeq ip, r0, asr #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r1, r8, lsr #24 │ │ │ │ │ + adcseq r1, r1, r0, lsl #25 │ │ │ │ │ ldrheq lr, [ip, #-48] @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [ip, #-176] @ 0xffffff50 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [ip, #-184] @ 0xffffff48 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq ip, r0, ror #23 @ │ │ │ │ │ @@ -3627425,15 +3627425,15 @@ │ │ │ │ │ cmpeq sp, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsr #20 │ │ │ │ │ cmpeq sp, r8, lsl sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, lsl r0 │ │ │ │ │ + adcseq r2, r6, r0, ror r0 │ │ │ │ │ cmpeq ip, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror fp │ │ │ │ │ cmpeq sp, r8, lsr sl │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3627791,15 +3627791,15 @@ │ │ │ │ │ ldrsbeq lr, [ip, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r0, [sp, #-248] @ 0xffffff08 │ │ │ │ │ ldrsbeq r0, [sp, #-240] @ 0xffffff10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, ror #25 │ │ │ │ │ + adcseq r6, r6, r8, lsl #25 │ │ │ │ │ cmpeq ip, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [sp, #-240] @ 0xffffff10 │ │ │ │ │ @@ -3628351,23 +3628351,23 @@ │ │ │ │ │ cmpeq ip, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015d1898 │ │ │ │ │ @ instruction: 0x015d1890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r5, r0, lsl #26 │ │ │ │ │ + adcseq r4, r5, r0, lsr sp │ │ │ │ │ cmpeq ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r1, [sp, #-136] @ 0xffffff78 │ │ │ │ │ ldrheq r1, [sp, #-128] @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r6, r8, lsl fp │ │ │ │ │ + adcseq r4, r6, r8, asr #22 │ │ │ │ │ ldrsheq lr, [ip, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r1, [sp, #-136] @ 0xffffff78 │ │ │ │ │ ldrsbeq r1, [sp, #-128] @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3629165,15 +3629165,15 @@ │ │ │ │ │ cmpeq ip, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr r5 │ │ │ │ │ cmpeq sp, r8, asr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r0, ror r8 │ │ │ │ │ + adcseq r5, r0, r0, asr #16 │ │ │ │ │ cmpeq ip, r0, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #10 │ │ │ │ │ @@ -3629237,15 +3629237,15 @@ │ │ │ │ │ cmpeq ip, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror r6 │ │ │ │ │ cmpeq sp, r8, ror #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, lsr #11 │ │ │ │ │ + adcseq sp, r5, r8, ror r5 │ │ │ │ │ cmpeq ip, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015d2690 │ │ │ │ │ cmpeq sp, r8, lsl #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3629731,15 +3629731,15 @@ │ │ │ │ │ cmpeq sp, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsr #28 │ │ │ │ │ cmpeq sp, r0, lsr #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, lr, r0, lsl #30 │ │ │ │ │ + adceq sl, lr, r8, lsr #16 │ │ │ │ │ cmpeq ip, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr #28 │ │ │ │ │ @@ -3630413,15 +3630413,15 @@ │ │ │ │ │ ldrheq r3, [sp, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [sp, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [sp, #-128] @ 0xffffff80 │ │ │ │ │ cmpeq sp, r8, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, ror #4 │ │ │ │ │ + umlalseq r7, r5, r8, r2 │ │ │ │ │ cmpeq sp, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [sp, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsr sl │ │ │ │ │ cmpeq sp, r8, ror #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3630596,15 +3630596,15 @@ │ │ │ │ │ @ instruction: 0x015d3b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x015d3b98 │ │ │ │ │ cmpeq sp, r0, ror r1 │ │ │ │ │ cmpeq sp, r0, lsr #23 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sp, r8, lsr #23 │ │ │ │ │ - sbceq lr, r1, r0, asr #18 │ │ │ │ │ + sbceq lr, r1, r8, lsr r7 │ │ │ │ │ ldrheq r3, [sp, #-176] @ 0xffffff50 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrheq r3, [sp, #-184] @ 0xffffff48 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq sp, r0, asr #23 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbeq r3, [sp, #-176] @ 0xffffff50 │ │ │ │ │ @@ -3630652,15 +3630652,15 @@ │ │ │ │ │ cmpeq sp, r0, ror ip │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq sp, r8, lsl #25 │ │ │ │ │ cmpeq sp, r8, ror ip │ │ │ │ │ cmpeq sp, r0, lsl #25 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, asr #18 │ │ │ │ │ + sbceq lr, r1, r8, lsr r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrshteq r9, [sl], #88 @ 0x58 │ │ │ │ │ @ instruction: 0x015d3c98 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3630743,15 +3630743,15 @@ │ │ │ │ │ adcseq r6, r4, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [sp, #-216] @ 0xffffff28 │ │ │ │ │ ldrsheq r3, [sp, #-208] @ 0xffffff30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r6, r0, lsr #2 │ │ │ │ │ + adcseq r5, r6, r0, asr r1 │ │ │ │ │ ldrsbeq r4, [sp, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl lr │ │ │ │ │ @@ -3632417,15 +3632417,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr #18 │ │ │ │ │ cmpeq sp, r0, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smlatteq ip, r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr r3 │ │ │ │ │ cmpeq sp, r0, ror #11 │ │ │ │ │ - sbceq r7, r0, r0, lsr pc │ │ │ │ │ + sbceq r7, r0, r0, lsl #31 │ │ │ │ │ cmpeq sp, r8, lsr #16 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sp, r0, lsr r8 │ │ │ │ │ cmpeq sp, r0, asr r3 │ │ │ │ │ cmpeq sp, r8, lsr r8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sp, r0, asr #16 │ │ │ │ │ @@ -3632445,15 +3632445,15 @@ │ │ │ │ │ cmpeq sp, r8, ror r8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq sp, r0, lsr r9 │ │ │ │ │ cmpeq sp, r0, lsl #17 │ │ │ │ │ cmpeq sp, r8, lsl #17 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x015d5890 │ │ │ │ │ - sbceq r7, r0, r0, lsr pc │ │ │ │ │ + sbceq r7, r0, r0, lsl #31 │ │ │ │ │ ldrsbeq r5, [sp, #-136] @ 0xffffff78 │ │ │ │ │ @ instruction: 0x015d5898 │ │ │ │ │ cmpeq sp, r0, lsr #17 │ │ │ │ │ tsteq r5, r8, lsr r7 │ │ │ │ │ cmpeq sp, r8, lsr #17 │ │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ │ ldrheq r5, [sp, #-128] @ 0xffffff80 │ │ │ │ │ @@ -3633042,15 +3633042,15 @@ │ │ │ │ │ ldrsbeq r4, [sp, #-64] @ 0xffffffc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [sp, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #3 │ │ │ │ │ cmpeq sp, r0, ror #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, ror pc │ │ │ │ │ + adcseq fp, r5, r0, lsr #31 │ │ │ │ │ cmpeq sp, r8, ror #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [sp, #-16] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [sp, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl #4 │ │ │ │ │ @@ -3634234,15 +3634234,15 @@ │ │ │ │ │ ldrsbeq r4, [sp, #-112] @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsl #9 │ │ │ │ │ cmpeq sp, r0, lsl #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq lr, r0, r0, r8 │ │ │ │ │ + adcseq lr, r0, r0, asr #16 │ │ │ │ │ cmpeq sp, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015d7490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015d7498 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsr #9 │ │ │ │ │ @@ -3634290,15 +3634290,15 @@ │ │ │ │ │ cmpeq sp, r8, asr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #10 │ │ │ │ │ cmpeq sp, r0, ror #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, asr ip │ │ │ │ │ + ldrshteq r7, [r6], r0 │ │ │ │ │ cmpeq sp, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl #11 │ │ │ │ │ @@ -3634770,15 +3634770,15 @@ │ │ │ │ │ @ instruction: 0x015d4998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [sp, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #25 │ │ │ │ │ cmpeq sp, r0, ror #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r6, r8, asr #6 │ │ │ │ │ + adcseq r1, r6, r8, ror r3 │ │ │ │ │ ldrheq r4, [sp, #-144] @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [sp, #-192] @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [sp, #-200] @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl #26 │ │ │ │ │ @@ -3634821,15 +3634821,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, asr #29 │ │ │ │ │ cmpeq sp, r0, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ │ ldrsheq r4, [sp, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq sp, r8, lsr fp │ │ │ │ │ - sbceq r7, r0, r8, ror #28 │ │ │ │ │ + smulleq r7, r0, r0, lr │ │ │ │ │ ldrheq r7, [sp, #-216] @ 0xffffff28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sp, r0, asr #27 │ │ │ │ │ ldrsheq r4, [sp, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq sp, r8, asr #27 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq r7, [sp, #-208] @ 0xffffff30 │ │ │ │ │ @@ -3634847,15 +3634847,15 @@ │ │ │ │ │ cmpeq sp, r0, lsl #28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrheq r7, [sp, #-232] @ 0xffffff18 │ │ │ │ │ cmpeq sp, r8, lsl #28 │ │ │ │ │ cmpeq sp, r0, lsl lr │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sp, r8, lsl lr │ │ │ │ │ - sbceq r7, r0, r8, ror #28 │ │ │ │ │ + smulleq r7, r0, r0, lr │ │ │ │ │ cmpeq sp, r0, ror #28 │ │ │ │ │ cmpeq sp, r0, lsr #28 │ │ │ │ │ cmpeq sp, r8, lsr #28 │ │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ │ cmpeq sp, r0, lsr lr │ │ │ │ │ @ instruction: 0x01408990 │ │ │ │ │ cmpeq sp, r8, lsr lr │ │ │ │ │ @@ -3635332,15 +3635332,15 @@ │ │ │ │ │ @ instruction: 0x015d8590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015d8598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [sp, #-80] @ 0xffffffb0 │ │ │ │ │ cmpeq sp, r8, lsr #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r6, r8, lsl r9 │ │ │ │ │ + ldrhteq r8, [r6], r8 │ │ │ │ │ cmpeq sp, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [sp, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, asr #11 │ │ │ │ │ @@ -3636237,15 +3636237,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r0, ror #12 │ │ │ │ │ cmpeq sp, r8, asr #7 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrsbeq r9, [sp, #-48] @ 0xffffffd0 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ ldrsbeq r9, [sp, #-56] @ 0xffffffc8 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ adcseq r4, lr, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3638010,15 +3638010,15 @@ │ │ │ │ │ cmpeq sp, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsl #31 │ │ │ │ │ cmpeq sp, r0, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq sp, [r0], r8 │ │ │ │ │ + adcseq sp, r0, r8, lsl #7 │ │ │ │ │ cmpeq sp, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015daf90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsr #31 │ │ │ │ │ cmpeq sp, r0, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3638749,15 +3638749,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r0, sl, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq pc, r9, r8, asr #8 │ │ │ │ │ + rsbseq pc, r9, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq lr, r7, r0, lsl #19 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3639298,15 +3639298,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, asr #9 │ │ │ │ │ @ instruction: 0x015dc398 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq r6, r0, asr #22 │ │ │ │ │ @ instruction: 0x015db290 │ │ │ │ │ cmpeq sp, r8, ror #25 │ │ │ │ │ - strheq r4, [r0], #232 @ 0xe8 │ │ │ │ │ + sbceq r4, r0, r0, ror #29 │ │ │ │ │ ldrheq ip, [sp, #-48] @ 0xffffffd0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq ip, [sp, #-56] @ 0xffffffc8 │ │ │ │ │ @ instruction: 0x015db290 │ │ │ │ │ cmpeq sp, r0, asr #7 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sp, r8, asr #7 │ │ │ │ │ @@ -3639326,15 +3639326,15 @@ │ │ │ │ │ cmpeq sp, r0, lsl #8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrheq ip, [sp, #-72] @ 0xffffffb8 │ │ │ │ │ cmpeq sp, r8, lsl #8 │ │ │ │ │ cmpeq sp, r0, lsl r4 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq sp, r8, lsl r4 │ │ │ │ │ - strheq r4, [r0], #232 @ 0xe8 │ │ │ │ │ + sbceq r4, r0, r0, ror #29 │ │ │ │ │ cmpeq sp, r0, ror #8 │ │ │ │ │ cmpeq sp, r0, lsr #8 │ │ │ │ │ cmpeq sp, r8, lsr #8 │ │ │ │ │ ldrheq r1, [r6, #-72] @ 0xffffffb8 │ │ │ │ │ cmpeq sp, r0, lsr r4 │ │ │ │ │ cmpeq r6, r0, ror #9 │ │ │ │ │ cmpeq sp, r8, lsr r4 │ │ │ │ │ @@ -3640481,15 +3640481,15 @@ │ │ │ │ │ cmpeq sp, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsr #12 │ │ │ │ │ cmpeq sp, r0, lsr #12 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r5, r0, lsl r2 │ │ │ │ │ + adcseq r6, r5, r0, ror #3 │ │ │ │ │ cmpeq sp, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, asr #12 │ │ │ │ │ @@ -3640637,15 +3640637,15 @@ │ │ │ │ │ cmpeq sp, r8, ror r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015dd898 │ │ │ │ │ @ instruction: 0x015dd890 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r8, ror sl │ │ │ │ │ + adcseq r5, r0, r8, ror #21 │ │ │ │ │ ldrheq fp, [sp, #-96] @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [sp, #-136] @ 0xffffff78 │ │ │ │ │ ldrheq sp, [sp, #-128] @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3640783,15 +3640783,15 @@ │ │ │ │ │ cmpeq sp, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, ror #21 │ │ │ │ │ ldrsbeq sp, [sp, #-168] @ 0xffffff58 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, lr, r0, lsr pc │ │ │ │ │ + adceq sl, lr, r0, ror #30 │ │ │ │ │ cmpeq sp, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [sp, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [sp, #-168] @ 0xffffff58 │ │ │ │ │ @@ -3640886,15 +3640886,15 @@ │ │ │ │ │ cmpeq sp, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sp, r8, ror #24 │ │ │ │ │ cmpeq sp, r0, lsr #15 │ │ │ │ │ cmpeq sp, r0, ror ip │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sp, r8, ror ip │ │ │ │ │ - adcseq sl, pc, r8, ror #3 │ │ │ │ │ + adcseq sl, pc, r0, asr #3 │ │ │ │ │ cmpeq sp, r0, lsl #25 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq sp, r8, lsl #25 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x015ddc90 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq sp, r8, lsr #25 │ │ │ │ │ @@ -3640944,15 +3640944,15 @@ │ │ │ │ │ cmpeq sp, r8, asr #26 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq sp, r0, ror #26 │ │ │ │ │ cmpeq sp, r0, asr sp │ │ │ │ │ cmpeq sp, r8, asr sp │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, pc, r8, ror #3 │ │ │ │ │ + adcseq sl, pc, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ mrseq r5, SPSR_irq │ │ │ │ │ cmpeq sp, r0, ror sp │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3641811,15 +3641811,15 @@ │ │ │ │ │ ldrsbeq lr, [sp, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [sp, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [sp, #-160] @ 0xffffff60 │ │ │ │ │ cmpeq sp, r8, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq ip, [r5], r8 │ │ │ │ │ + adcseq ip, r5, r8, lsr #5 │ │ │ │ │ ldrsheq fp, [sp, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [sp, #-168] @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, lsl #22 │ │ │ │ │ @@ -3641848,15 +3641848,15 @@ │ │ │ │ │ cmpeq sp, r8, lsl r4 │ │ │ │ │ tsteq sl, r0, asr #13 │ │ │ │ │ cmpeq sp, r0, ror fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sp, r8, ror fp │ │ │ │ │ cmpeq sp, r0, lsl sl │ │ │ │ │ cmpeq sp, r0, lsl #23 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x015deb90 │ │ │ │ │ cmpeq sp, r8, lsl #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq sp, [pc], r0 │ │ │ │ │ @ instruction: 0x015deb98 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmpeq sp, r0, lsr #23 │ │ │ │ │ @@ -3642272,15 +3642272,15 @@ │ │ │ │ │ cmpeq sp, r8, lsl #4 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq sp, r0, lsl r2 @ │ │ │ │ │ cmpeq sp, r8, lsl fp │ │ │ │ │ cmpeq sp, r8, lsl r2 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq sp, r0, lsr #4 @ │ │ │ │ │ - smulleq r1, r1, r8, r1 @ │ │ │ │ │ + sbceq r1, r1, r0, asr #3 │ │ │ │ │ cmpeq sp, r8, lsr #4 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq sp, r0, lsr r2 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq sp, r8, lsr r2 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq sp, r8, asr r2 @ │ │ │ │ │ @@ -3642332,15 +3642332,15 @@ │ │ │ │ │ ldrsheq pc, [sp, #-40] @ 0xffffffd8 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq sp, r0, lsl r3 @ │ │ │ │ │ cmpeq sp, r0, lsl #6 @ │ │ │ │ │ cmpeq sp, r8, lsl #6 @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r1, r1, r8, r1 @ │ │ │ │ │ + sbceq r1, r1, r0, asr #3 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r0, ror #24 │ │ │ │ │ cmpeq sp, r0, lsr #6 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3642889,15 +3642889,15 @@ │ │ │ │ │ cmpeq sp, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [sp, #-176] @ 0xffffff50 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, asr #23 @ │ │ │ │ │ cmpeq sp, r0, asr #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r0, ror r4 │ │ │ │ │ + adcseq r4, r0, r0, lsr #9 │ │ │ │ │ cmpeq sp, r8, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [sp, #-176] @ 0xffffff50 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq sp, r8, ror #23 @ │ │ │ │ │ cmpeq sp, r0, ror #23 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3643669,15 +3643669,15 @@ │ │ │ │ │ ldrsbeq r0, [lr, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, ror #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r0, [lr, #-120] @ 0xffffff88 │ │ │ │ │ ldrsheq r0, [lr, #-112] @ 0xffffff90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r7, lr, r8, lsr #25 │ │ │ │ │ + strdeq r7, [lr], r0 @ │ │ │ │ │ cmpeq sp, r0, lsr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl r8 │ │ │ │ │ cmpeq lr, r0, lsl r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3644217,15 +3644217,15 @@ │ │ │ │ │ cmpeq lr, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, ror r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl #1 │ │ │ │ │ cmpeq lr, r0, lsl #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r0, lsr #11 │ │ │ │ │ + adceq r3, lr, r0, lsl #12 │ │ │ │ │ cmpeq lr, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015e1090 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015e1098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr #1 │ │ │ │ │ @@ -3646304,15 +3646304,15 @@ │ │ │ │ │ cmpeq lr, r0, ror #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsr #2 │ │ │ │ │ cmpeq lr, r0, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, ror #3 │ │ │ │ │ + adcseq r5, r5, r8, lsr #5 │ │ │ │ │ ldrsheq r2, [lr, #-56] @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #2 │ │ │ │ │ @@ -3647428,15 +3647428,15 @@ │ │ │ │ │ @ instruction: 0x015e4298 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [lr, #-40] @ 0xffffffd8 │ │ │ │ │ ldrheq r4, [lr, #-32] @ 0xffffffe0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, asr #20 │ │ │ │ │ + adcseq r7, r5, r8, ror sl │ │ │ │ │ cmpeq lr, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [lr, #-40] @ 0xffffffd8 │ │ │ │ │ ldrsbeq r4, [lr, #-32] @ 0xffffffe0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3647810,15 +3647810,15 @@ │ │ │ │ │ @ instruction: 0x015e4890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015e4898 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [lr, #-128] @ 0xffffff80 │ │ │ │ │ cmpeq lr, r8, lsr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, ror #9 │ │ │ │ │ + adcseq r5, r5, r8, asr #10 │ │ │ │ │ cmpeq lr, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [lr, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, asr #17 │ │ │ │ │ @@ -3648060,15 +3648060,15 @@ │ │ │ │ │ cmpeq lr, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015e4c98 │ │ │ │ │ @ instruction: 0x015e4c90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq pc, pc, r0, lsr r3 @ │ │ │ │ │ + umlaleq pc, pc, r8, r3 @ │ │ │ │ │ ldrsbeq r2, [lr, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [lr, #-208] @ 0xffffff30 │ │ │ │ │ ldrheq r4, [lr, #-192] @ 0xffffff40 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3648079,15 +3648079,15 @@ │ │ │ │ │ cmpeq lr, r8, asr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbeq r4, [lr, #-192] @ 0xffffff40 │ │ │ │ │ ldrsheq r2, [lr, #-128] @ 0xffffff80 │ │ │ │ │ ldrsbeq r4, [lr, #-200] @ 0xffffff38 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq lr, r0, ror #25 │ │ │ │ │ - sbceq r5, r0, r0, lsl #31 │ │ │ │ │ + sbceq r5, r0, r0, ror #29 │ │ │ │ │ cmpeq lr, r8, ror #25 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrsheq r4, [lr, #-192] @ 0xffffff40 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsheq r4, [lr, #-200] @ 0xffffff38 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq lr, r0, lsl #26 │ │ │ │ │ @@ -3648133,15 +3648133,15 @@ │ │ │ │ │ cmpeq lr, r0, lsr #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrheq r4, [lr, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq lr, r8, lsr #27 │ │ │ │ │ ldrheq r4, [lr, #-208] @ 0xffffff30 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r0, r0, lsl #31 │ │ │ │ │ + sbceq r5, r0, r0, ror #29 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq ip, sl, r0, lsr #7 │ │ │ │ │ cmpeq lr, r8, asr #27 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3648428,15 +3648428,15 @@ │ │ │ │ │ cmpeq lr, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, asr r2 │ │ │ │ │ cmpeq lr, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r4, r0, lsl #23 │ │ │ │ │ + ldrhteq lr, [r4], r8 │ │ │ │ │ cmpeq lr, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, ror r2 │ │ │ │ │ @@ -3648996,15 +3648996,15 @@ │ │ │ │ │ cmpeq lr, r8, lsl fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsr fp │ │ │ │ │ cmpeq lr, r0, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r5, [r5], r8 │ │ │ │ │ + adcseq r5, r5, r8, lsr #17 │ │ │ │ │ cmpeq lr, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr fp │ │ │ │ │ @@ -3649725,15 +3649725,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ │ cmpeq lr, r8, lsl #13 │ │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ │ cmpeq lr, r0, lsr #13 │ │ │ │ │ @ instruction: 0x015e6690 │ │ │ │ │ @ instruction: 0x015e6698 │ │ │ │ │ - smulleq pc, r0, r8, fp @ │ │ │ │ │ + sbceq pc, r0, r0, asr #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r8, r2, r8, ror #28 │ │ │ │ │ cmpeq lr, r8, lsr #13 │ │ │ │ │ sbceq r8, r2, r0, ror fp │ │ │ │ │ ldrheq r6, [lr, #-96] @ 0xffffffa0 │ │ │ │ │ rscseq sl, sl, r8, lsl #6 │ │ │ │ │ ldrheq r6, [lr, #-104] @ 0xffffff98 │ │ │ │ │ @@ -3650367,15 +3650367,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [lr, #-8] │ │ │ │ │ @ instruction: 0x015e7090 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, lsl #11 │ │ │ │ │ cmpeq lr, r8, lsl lr │ │ │ │ │ cmpeq lr, r8, ror #30 │ │ │ │ │ - sbceq r0, r3, r0, lsr #12 │ │ │ │ │ + strdeq r0, [r3], #88 @ 0x58 │ │ │ │ │ cmpeq lr, r8, lsr #1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrheq r7, [lr, #-0] │ │ │ │ │ cmpeq lr, r8, lsl lr │ │ │ │ │ ldrheq r7, [lr, #-8] │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ cmpeq lr, r8, asr #1 │ │ │ │ │ @@ -3650539,15 +3650539,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [lr, #-56] @ 0xffffffc8 │ │ │ │ │ cmpeq lr, r0, asr #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq lr, r8, ror #31 │ │ │ │ │ cmpeq lr, r8, lsr #29 │ │ │ │ │ cmpeq lr, r0, lsl #6 │ │ │ │ │ - sbceq r4, r3, r8, asr #2 │ │ │ │ │ + sbceq r4, r3, r0, lsr #2 │ │ │ │ │ cmpeq lr, r8, asr r3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq lr, r0, ror #6 │ │ │ │ │ cmpeq lr, r8, lsr #29 │ │ │ │ │ cmpeq lr, r8, ror #6 │ │ │ │ │ addeq r5, r0, r8, lsr #1 │ │ │ │ │ cmpeq lr, r8, ror r3 │ │ │ │ │ @@ -3650782,15 +3650782,15 @@ │ │ │ │ │ cmpeq lr, r0, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr #14 │ │ │ │ │ cmpeq lr, r8, lsl r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r2, r0, lsr #19 │ │ │ │ │ + adcseq r5, r2, r0, lsl #19 │ │ │ │ │ cmpeq lr, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #14 │ │ │ │ │ cmpeq lr, r8, lsr r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3651224,15 +3651224,15 @@ │ │ │ │ │ cmpeq lr, r8, ror #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [lr, #-208] @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl #28 │ │ │ │ │ cmpeq lr, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrdeq fp, [sp], r0 @ │ │ │ │ │ + adceq fp, sp, r0, ror #16 │ │ │ │ │ cmpeq lr, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr #28 │ │ │ │ │ @@ -3651543,15 +3651543,15 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq pc, lr, r0, asr #12 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrshteq r0, [sl], #-64 @ 0xffffffc0 │ │ │ │ │ + rsbseq r0, sl, r8, asr r4 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r8, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbseq r2, sp, r0, lsl #20 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ @@ -3653875,15 +3653875,15 @@ │ │ │ │ │ cmpeq lr, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, ror #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, ror r7 │ │ │ │ │ cmpeq lr, r0, ror r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq pc, pc, r8, r3 @ │ │ │ │ │ + adceq pc, pc, r8, ror #6 │ │ │ │ │ cmpeq lr, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015ea798 │ │ │ │ │ @ instruction: 0x015ea790 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3654084,15 +3654084,15 @@ │ │ │ │ │ cmpeq lr, r0, lsr #21 │ │ │ │ │ svcgt 0x00ffffff │ │ │ │ │ cmpeq lr, r8, lsr #21 │ │ │ │ │ smlalseq r1, fp, r8, fp │ │ │ │ │ ldrheq sl, [lr, #-160] @ 0xffffff60 │ │ │ │ │ ldrdeq sp, [pc, -r0] │ │ │ │ │ ldrheq sl, [lr, #-168] @ 0xffffff58 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq lr, r0, asr #21 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r2, sl, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [lr, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3654136,15 +3654136,15 @@ │ │ │ │ │ cmpeq lr, r0, ror fp │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ cmpeq lr, r8, ror fp │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ cmpeq lr, r0, lsl #23 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ cmpeq lr, r8, lsl #23 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x015eab98 │ │ │ │ │ @ instruction: 0x015eab90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smulleq r6, r3, r8, fp │ │ │ │ │ cmpeq lr, r0, lsr #23 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ cmpeq lr, r8, lsr #23 │ │ │ │ │ @@ -3654204,33 +3654204,33 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr #17 │ │ │ │ │ @ instruction: 0x015eac90 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ @ instruction: 0x015eac98 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ cmpeq lr, r0, lsr #25 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ cmpeq lr, r8, lsr #25 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ ldrheq sl, [lr, #-192] @ 0xffffff40 │ │ │ │ │ sbceq sl, r3, r0, ror #24 │ │ │ │ │ ldrheq sl, [lr, #-200] @ 0xffffff38 │ │ │ │ │ tsteq ip, r8, asr pc │ │ │ │ │ cmpeq lr, r0, asr #25 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ cmpeq lr, r8, asr #25 │ │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ │ ldrsbeq sl, [lr, #-192] @ 0xffffff40 │ │ │ │ │ strheq r1, [r2], #232 @ 0xe8 │ │ │ │ │ ldrsbeq sl, [lr, #-200] @ 0xffffff38 │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ cmpeq lr, r0, ror #25 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ ldrsheq sl, [lr, #-192] @ 0xffffff40 │ │ │ │ │ cmpeq lr, r8, ror #25 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ │ ldrsheq sl, [lr, #-200] @ 0xffffff38 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ cmpeq lr, r0, lsl #26 │ │ │ │ │ @@ -3654290,15 +3654290,15 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr r8 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr #17 │ │ │ │ │ cmpeq lr, r8, ror #27 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrsheq sl, [lr, #-208] @ 0xffffff30 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ ldrsheq sl, [lr, #-216] @ 0xffffff28 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r5, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3654549,15 +3654549,15 @@ │ │ │ │ │ cmpeq lr, r0, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, ror #3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl #4 │ │ │ │ │ ldrsheq fp, [lr, #-24] @ 0xffffffe8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq lr, r5, r0, r9 │ │ │ │ │ + adcseq lr, r5, r0, ror #18 │ │ │ │ │ ldrsheq r8, [lr, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl r2 │ │ │ │ │ @@ -3655108,23 +3655108,23 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [lr, #-184] @ 0xffffff48 │ │ │ │ │ cmpeq lr, r8, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r8, r7, r8, lsr #18 │ │ │ │ │ ldrsbeq r8, [lr, #-160] @ 0xffffff60 │ │ │ │ │ cmpeq lr, r8, asr sl │ │ │ │ │ - sbceq r9, r0, r0, lsl r2 │ │ │ │ │ + sbceq r9, r0, r8, lsr r2 │ │ │ │ │ cmpeq lr, r0, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq lr, r8, asr #21 │ │ │ │ │ ldrsbeq r8, [lr, #-160] @ 0xffffff60 │ │ │ │ │ ldrsbeq fp, [lr, #-160] @ 0xffffff60 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq fp, [lr, #-168] @ 0xffffff58 │ │ │ │ │ - adcseq lr, r3, r0, lsl #26 │ │ │ │ │ + ldrhteq lr, [r3], r0 │ │ │ │ │ cmpeq lr, r0, ror #21 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq lr, r8, ror #21 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsheq fp, [lr, #-160] @ 0xffffff60 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq lr, r8, lsl #22 │ │ │ │ │ @@ -3655136,15 +3655136,15 @@ │ │ │ │ │ cmpeq lr, r0, lsl fp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq lr, r8, asr #23 │ │ │ │ │ cmpeq lr, r8, lsl fp │ │ │ │ │ cmpeq lr, r0, lsr #22 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq lr, r8, lsr #22 │ │ │ │ │ - sbceq r9, r0, r0, lsl r2 │ │ │ │ │ + sbceq r9, r0, r8, lsr r2 │ │ │ │ │ cmpeq lr, r0, ror fp │ │ │ │ │ cmpeq lr, r0, lsr fp │ │ │ │ │ cmpeq lr, r8, lsr fp │ │ │ │ │ sbcseq fp, r3, r8, lsl #20 │ │ │ │ │ cmpeq lr, r0, asr #22 │ │ │ │ │ sbcseq fp, r3, r0, lsr sl │ │ │ │ │ cmpeq lr, r8, asr #22 │ │ │ │ │ @@ -3655174,15 +3655174,15 @@ │ │ │ │ │ cmpeq lr, r8, lsr #23 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq lr, r0, asr #23 │ │ │ │ │ ldrheq fp, [lr, #-176] @ 0xffffff50 │ │ │ │ │ ldrheq fp, [lr, #-184] @ 0xffffff48 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq lr, r3, r0, lsl #26 │ │ │ │ │ + ldrhteq lr, [r3], r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r0, ror #19 │ │ │ │ │ ldrsbeq fp, [lr, #-176] @ 0xffffff50 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3655491,15 +3655491,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [lr, #-8] │ │ │ │ │ ldrheq ip, [lr, #-0] │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r9, [r5], r0 │ │ │ │ │ + adcseq r9, r5, r0, lsr lr │ │ │ │ │ @ instruction: 0x015e8b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [lr, #-0] │ │ │ │ │ @@ -3655684,15 +3655684,15 @@ │ │ │ │ │ cmpeq lr, r0, lsr #7 │ │ │ │ │ strheq lr, [r1], #232 @ 0xe8 │ │ │ │ │ cmpeq lr, r8, lsr #7 │ │ │ │ │ andle r0, r0, sp, ror r0 │ │ │ │ │ ldrheq ip, [lr, #-48] @ 0xffffffd0 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ ldrheq ip, [lr, #-56] @ 0xffffffc8 │ │ │ │ │ - adcseq r9, sl, r0, asr #18 │ │ │ │ │ + adcseq r9, sl, r8, lsl r9 │ │ │ │ │ cmpeq lr, r0, asr #7 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ cmpeq lr, r8, asr #7 │ │ │ │ │ sbceq r9, r1, r0, lsr #27 │ │ │ │ │ ldrsbeq ip, [lr, #-48] @ 0xffffffd0 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ ldrsbeq ip, [lr, #-56] @ 0xffffffc8 │ │ │ │ │ @@ -3656580,15 +3656580,15 @@ │ │ │ │ │ cmpeq lr, r0, lsr #3 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq lr, r8, lsr #3 │ │ │ │ │ ldrsbeq r8, [lr, #-232] @ 0xffffff18 │ │ │ │ │ ldrheq sp, [lr, #-16] │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrheq sp, [lr, #-24] @ 0xffffffe8 │ │ │ │ │ - adcseq sl, pc, r0, lsr #17 │ │ │ │ │ + adcseq sl, pc, r8, lsr #16 │ │ │ │ │ cmpeq lr, r0, asr #3 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq lr, r8, asr #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsbeq sp, [lr, #-16] │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq lr, r8, ror #3 │ │ │ │ │ @@ -3656638,15 +3656638,15 @@ │ │ │ │ │ cmpeq lr, r8, lsl #5 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq lr, r0, lsr #5 │ │ │ │ │ @ instruction: 0x015ed290 │ │ │ │ │ @ instruction: 0x015ed298 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sl, pc, r0, lsr #17 │ │ │ │ │ + adcseq sl, pc, r8, lsr #16 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r9, r9, r0, ror r6 │ │ │ │ │ ldrheq sp, [lr, #-32] @ 0xffffffe0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3656911,15 +3656911,15 @@ │ │ │ │ │ cmpeq lr, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [lr, #-96] @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, ror #13 │ │ │ │ │ cmpeq lr, r0, ror #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, lsl #16 │ │ │ │ │ + adcseq r8, r5, r0, lsr r8 │ │ │ │ │ cmpeq lr, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [lr, #-96] @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl #14 │ │ │ │ │ cmpeq lr, r0, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3657036,15 +3657036,15 @@ │ │ │ │ │ cmpeq lr, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq lr, r8, asr #17 │ │ │ │ │ cmpeq lr, r0, asr r0 │ │ │ │ │ ldrsbeq sp, [lr, #-128] @ 0xffffff80 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq sp, [lr, #-136] @ 0xffffff78 │ │ │ │ │ - sbceq sl, r2, r8, asr r0 │ │ │ │ │ + sbceq sl, r2, r0, lsr r0 │ │ │ │ │ cmpeq lr, r0, ror #17 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq lr, r8, ror #17 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrsheq sp, [lr, #-128] @ 0xffffff80 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq lr, r0, lsl #18 │ │ │ │ │ @@ -3657092,15 +3657092,15 @@ │ │ │ │ │ cmpeq lr, r0, lsr #19 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrheq sp, [lr, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq lr, r8, lsr #19 │ │ │ │ │ ldrheq sp, [lr, #-144] @ 0xffffff70 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r8, asr r0 │ │ │ │ │ + sbceq sl, r2, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrheq ip, [r4], #32 │ │ │ │ │ cmpeq lr, r8, asr #19 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3657199,15 +3657199,15 @@ │ │ │ │ │ @ instruction: 0x015ee098 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, ror #22 │ │ │ │ │ cmpeq lr, r0, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r5, r8, asr #5 │ │ │ │ │ + ldrshteq r7, [r5], r8 │ │ │ │ │ ldrheq lr, [lr, #-0] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, ror fp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, lsl #23 │ │ │ │ │ @@ -3657253,15 +3657253,15 @@ │ │ │ │ │ @ instruction: 0x01125998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, asr #24 │ │ │ │ │ cmpeq lr, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r0, asr #30 │ │ │ │ │ + adceq r6, pc, r0, ror pc @ │ │ │ │ │ cmpeq lr, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r0, ror #24 │ │ │ │ │ cmpeq lr, r8, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3657356,15 +3657356,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq lr, r8, lsl #30 │ │ │ │ │ cmpeq lr, r8, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r0, asr #32 @ │ │ │ │ │ cmpeq lr, r8, asr r1 │ │ │ │ │ ldrsbeq sp, [lr, #-184] @ 0xffffff48 │ │ │ │ │ - smulleq r7, r0, r0, lr │ │ │ │ │ + sbceq r7, r0, r8, ror #28 │ │ │ │ │ cmpeq lr, r0, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq lr, r8, ror #27 │ │ │ │ │ cmpeq lr, r8, asr r1 │ │ │ │ │ ldrsheq sp, [lr, #-208] @ 0xffffff30 │ │ │ │ │ @ instruction: 0x010ddb98 │ │ │ │ │ ldrsheq sp, [lr, #-216] @ 0xffffff28 │ │ │ │ │ @@ -3657388,15 +3657388,15 @@ │ │ │ │ │ cmpeq lr, r0, asr #28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsheq sp, [lr, #-232] @ 0xffffff18 │ │ │ │ │ cmpeq lr, r8, asr #28 │ │ │ │ │ cmpeq lr, r0, asr lr │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq lr, r8, asr lr │ │ │ │ │ - smulleq r7, r0, r0, lr │ │ │ │ │ + sbceq r7, r0, r8, ror #28 │ │ │ │ │ cmpeq lr, r0, lsr #29 │ │ │ │ │ cmpeq lr, r0, ror #28 │ │ │ │ │ cmpeq lr, r8, ror #28 │ │ │ │ │ sbcseq sl, r4, r8, ror #28 │ │ │ │ │ cmpeq lr, r0, ror lr │ │ │ │ │ smullseq sl, r4, r0, lr │ │ │ │ │ cmpeq lr, r8, ror lr │ │ │ │ │ @@ -3657474,15 +3657474,15 @@ │ │ │ │ │ @ instruction: 0x015edf98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq lr, r0, lsr #31 │ │ │ │ │ ldrheq lr, [lr, #-24] @ 0xffffffe8 │ │ │ │ │ cmpeq lr, r8, lsr #31 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrheq sp, [lr, #-240] @ 0xffffff10 │ │ │ │ │ - sbceq r6, r2, r8, lsl #15 │ │ │ │ │ + strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ ldrheq sp, [lr, #-248] @ 0xffffff08 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq lr, r0, asr #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq lr, r8, asr #31 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsbeq sp, [lr, #-248] @ 0xffffff08 │ │ │ │ │ @@ -3658555,15 +3658555,15 @@ │ │ │ │ │ cmpeq lr, r0, lsl #1 @ │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x015ef098 │ │ │ │ │ cmpeq lr, r8, lsl #1 @ │ │ │ │ │ @ instruction: 0x015ef090 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r6, r2, r8, lsl #15 │ │ │ │ │ + strheq r6, [r2], #112 @ 0x70 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r8, fp, r8, lsl #5 │ │ │ │ │ cmpeq lr, r8, lsr #1 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3660333,15 +3660333,15 @@ │ │ │ │ │ cmpeq pc, r8, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, asr ip @ │ │ │ │ │ cmpeq lr, r0, lsl sl │ │ │ │ │ cmpeq pc, r8, asr ip @ │ │ │ │ │ ldrsbeq r8, [r4], #80 @ 0x50 │ │ │ │ │ cmpeq pc, r0, ror #24 │ │ │ │ │ - sbceq r2, r3, r8, lsl #10 │ │ │ │ │ + sbceq r2, r3, r0, lsr r5 │ │ │ │ │ cmpeq pc, r8, ror #24 │ │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ │ cmpeq pc, r0, ror ip @ │ │ │ │ │ umlalseq sp, pc, r8, r1 @ │ │ │ │ │ cmpeq pc, r8, ror ip @ │ │ │ │ │ sbcseq r8, r4, r0, lsr r5 │ │ │ │ │ cmpeq pc, r8, asr #30 │ │ │ │ │ @@ -3661131,15 +3661131,15 @@ │ │ │ │ │ cmpeq pc, r0, asr #17 │ │ │ │ │ ldrdeq r3, [r2], #200 @ 0xc8 │ │ │ │ │ cmpeq pc, r8, asr #17 │ │ │ │ │ andle r0, r0, r1 │ │ │ │ │ ldrsbeq r1, [pc, #-128] @ 15f1850 <__bss_end__@@Base+0xef41a0> │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r1, r4, r0, ror r1 │ │ │ │ │ + umlalseq r1, r4, r8, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r1, [pc, #-136] @ 15f1864 <__bss_end__@@Base+0xef41b4> │ │ │ │ │ ldrsheq r1, [pc, #-128] @ 15f1870 <__bss_end__@@Base+0xef41c0> │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq sl, [r5], r8 │ │ │ │ │ @@ -3662769,15 +3662769,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, ror #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, ror r2 @ │ │ │ │ │ cmpeq pc, r8, lsl #4 │ │ │ │ │ - sbceq r7, r0, r0, lsl #31 │ │ │ │ │ + sbceq r7, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3662936,15 +3662936,15 @@ │ │ │ │ │ cmpeq pc, r0, ror #1 │ │ │ │ │ ldrsbeq r3, [pc, #-64] @ 15f34b8 <__bss_end__@@Base+0xef5e08> │ │ │ │ │ hvceq 1120 @ 0x460 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl r5 @ │ │ │ │ │ cmpeq pc, r8, lsl #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq sp, r5, r8, r3 │ │ │ │ │ + adcseq sp, r5, r8, lsr #5 │ │ │ │ │ ldrsheq r4, [pc, #-8] @ 15f350c <__bss_end__@@Base+0xef5e5c> │ │ │ │ │ ldrsheq r3, [pc, #-64] @ 15f34d8 <__bss_end__@@Base+0xef5e28> │ │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsr #10 │ │ │ │ │ @@ -3663502,15 +3663502,15 @@ │ │ │ │ │ ldrsbeq r3, [pc, #-208] @ 15f3cfc <__bss_end__@@Base+0xef664c> │ │ │ │ │ cmpeq pc, r0, lsr #27 │ │ │ │ │ strdeq r8, [r3], #168 @ 0xa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-208] @ 15f3d0c <__bss_end__@@Base+0xef665c> │ │ │ │ │ cmpeq pc, r0, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, lr, r8, lsr #16 │ │ │ │ │ + adceq sl, lr, r0, lsl #30 │ │ │ │ │ ldrsbeq r4, [pc, #-40] @ 15f3dc4 <__bss_end__@@Base+0xef6714> │ │ │ │ │ cmpeq pc, r8, asr #27 │ │ │ │ │ sbcseq fp, r3, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr lr @ │ │ │ │ │ cmpeq pc, r0, lsl #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3663604,15 +3663604,15 @@ │ │ │ │ │ cmpeq pc, r0, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl #31 │ │ │ │ │ cmpeq pc, r8, ror pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq fp, [r5], r0 │ │ │ │ │ + adcseq fp, r5, r0, asr #9 │ │ │ │ │ cmpeq pc, r8, lsr r3 @ │ │ │ │ │ ldrsbeq r3, [pc, #-232] @ 15f3ea0 <__bss_end__@@Base+0xef67f0> │ │ │ │ │ sbceq r8, r3, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015f3f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #31 │ │ │ │ │ @@ -3665264,15 +3665264,15 @@ │ │ │ │ │ cmpeq pc, r8, asr r9 @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, ror #18 │ │ │ │ │ cmpeq pc, r8, ror #9 │ │ │ │ │ cmpeq pc, r8, ror #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq pc, r0, ror r9 @ │ │ │ │ │ - adcseq r9, sl, r0, asr sp │ │ │ │ │ + adcseq r9, sl, r0, lsr #27 │ │ │ │ │ cmpeq pc, r8, ror r9 @ │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq pc, r0, lsl #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq pc, r8, lsl #19 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq pc, r0, lsr #19 │ │ │ │ │ @@ -3665322,15 +3665322,15 @@ │ │ │ │ │ cmpeq pc, r0, asr #20 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq pc, r8, asr sl @ │ │ │ │ │ cmpeq pc, r8, asr #20 │ │ │ │ │ cmpeq pc, r0, asr sl @ │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, sl, r0, asr sp │ │ │ │ │ + adcseq r9, sl, r0, lsr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8 │ │ │ │ │ cmpeq pc, r8, ror #20 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3665514,15 +3665514,15 @@ │ │ │ │ │ cmpeq pc, r0, lsl #22 │ │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ │ cmpeq pc, r8, asr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, asr sp @ │ │ │ │ │ cmpeq pc, r0, asr #11 │ │ │ │ │ cmpeq pc, r8, asr sp @ │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmpeq pc, r8, ror #26 │ │ │ │ │ cmpeq pc, r0, ror #26 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbteq sp, [r3], r0 │ │ │ │ │ cmpeq pc, r0, ror sp @ │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmpeq pc, r8, ror sp @ │ │ │ │ │ @@ -3666004,15 +3666004,15 @@ │ │ │ │ │ cmpeq pc, r8, ror #9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsheq r6, [pc, #-64] @ 15f64b0 <__bss_end__@@Base+0xef8e00> │ │ │ │ │ ldrsbeq r4, [pc, #-112] @ 15f6484 <__bss_end__@@Base+0xef8dd4> │ │ │ │ │ ldrsheq r6, [pc, #-72] @ 15f64b0 <__bss_end__@@Base+0xef8e00> │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq pc, r0, lsl #10 │ │ │ │ │ - adcseq sp, pc, r8, lsr #6 │ │ │ │ │ + adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ cmpeq pc, r8, lsl #10 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq pc, r0, lsl r5 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq pc, r8, lsl r5 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq pc, r0, lsr r5 @ │ │ │ │ │ @@ -3666062,15 +3666062,15 @@ │ │ │ │ │ ldrsbeq r6, [pc, #-80] @ 15f6580 <__bss_end__@@Base+0xef8ed0> │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq pc, r8, ror #11 │ │ │ │ │ ldrsbeq r6, [pc, #-88] @ 15f6584 <__bss_end__@@Base+0xef8ed4> │ │ │ │ │ cmpeq pc, r0, ror #11 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq sp, pc, r8, lsr #6 │ │ │ │ │ + adcseq sp, pc, r8, ror r3 @ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r5, fp, r8, lsl lr │ │ │ │ │ ldrsheq r6, [pc, #-88] @ 15f65a0 <__bss_end__@@Base+0xef8ef0> │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3666640,15 +3666640,15 @@ │ │ │ │ │ ldrsbeq r6, [pc, #-168] @ 15f6e30 <__bss_end__@@Base+0xef9780> │ │ │ │ │ tsteq sl, r0, lsl r7 │ │ │ │ │ cmpeq pc, r0, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r8, ror #29 │ │ │ │ │ cmpeq pc, r8, asr #19 │ │ │ │ │ ldrsheq r6, [pc, #-224] @ 15f6e10 <__bss_end__@@Base+0xef9760> │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmpeq pc, r0, lsl #30 │ │ │ │ │ ldrsheq r6, [pc, #-232] @ 15f6e14 <__bss_end__@@Base+0xef9764> │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ cmpeq pc, r8, lsl #30 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmpeq pc, r0, lsl pc @ │ │ │ │ │ @@ -3666675,15 +3666675,15 @@ │ │ │ │ │ smlabteq pc, r0, r5, sp @ │ │ │ │ │ cmpeq pc, r8, lsl #29 │ │ │ │ │ sbceq r7, r3, r0, ror #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl #31 │ │ │ │ │ cmpeq pc, r8, ror pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r8, lsl r6 @ │ │ │ │ │ + adceq sp, pc, r0, asr r6 @ │ │ │ │ │ cmpeq pc, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #31 │ │ │ │ │ @ instruction: 0x015f6f98 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3666901,15 +3666901,15 @@ │ │ │ │ │ rscseq r8, fp, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-32] @ 15f72d4 <__bss_end__@@Base+0xef9c24> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl r3 @ │ │ │ │ │ cmpeq pc, r0, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r5, r0, lsl #3 │ │ │ │ │ + ldrhteq lr, [r5], r0 │ │ │ │ │ ldrsbeq r4, [pc, #-160] @ 15f726c <__bss_end__@@Base+0xef9bbc> │ │ │ │ │ cmpeq pc, r0, ror #5 │ │ │ │ │ sbceq r9, r3, r0, ror r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #6 │ │ │ │ │ @@ -3667357,15 +3667357,15 @@ │ │ │ │ │ cmpeq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsr #20 │ │ │ │ │ cmpeq pc, r0, lsr #20 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r5, [r0], r8 │ │ │ │ │ + adcseq r5, r0, r8, ror #11 │ │ │ │ │ cmpeq pc, r0, lsl #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, asr #20 │ │ │ │ │ @@ -3667378,15 +3667378,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, ror sl @ │ │ │ │ │ cmpeq pc, r0, lsr #18 │ │ │ │ │ - sbceq r9, r0, r0, asr #23 │ │ │ │ │ + sbceq r9, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #21 │ │ │ │ │ @ instruction: 0x015f7a90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3667574,15 +3667574,15 @@ │ │ │ │ │ cmpeq pc, r8, ror #14 │ │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ │ cmpeq pc, r8, ror sp @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, lsl #27 │ │ │ │ │ cmpeq pc, r0, asr #26 │ │ │ │ │ cmpeq pc, r8, lsl #27 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ @ instruction: 0x015f7d98 │ │ │ │ │ @ instruction: 0x015f7d90 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsbeq r4, [r4], #160 @ 0xa0 │ │ │ │ │ cmpeq pc, r0, lsr #27 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmpeq pc, r8, lsr #27 │ │ │ │ │ @@ -3667653,15 +3667653,15 @@ │ │ │ │ │ cmpeq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-224] @ 15f7dd4 <__bss_end__@@Base+0xefa724> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, asr #29 │ │ │ │ │ cmpeq pc, r0, asr #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r5, r8, ror sl │ │ │ │ │ + ldrhteq r1, [r5], r8 │ │ │ │ │ cmpeq pc, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-224] @ 15f7df4 <__bss_end__@@Base+0xefa744> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, ror #29 │ │ │ │ │ cmpeq pc, r0, ror #29 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3667672,15 +3667672,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, asr #32 │ │ │ │ │ cmpeq pc, r0, lsl #30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x0116ec98 │ │ │ │ │ ldrsbeq r4, [pc, #-208] @ 15f7e3c <__bss_end__@@Base+0xefa78c> │ │ │ │ │ cmpeq pc, r8, ror #26 │ │ │ │ │ - sbceq r5, r0, r0, lsl ip │ │ │ │ │ + sbceq r5, r0, r8, lsr ip │ │ │ │ │ cmpeq pc, r8, lsl pc @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, lsr #30 │ │ │ │ │ ldrsbeq r4, [pc, #-208] @ 15f7e54 <__bss_end__@@Base+0xefa7a4> │ │ │ │ │ cmpeq pc, r8, lsr #30 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ cmpeq pc, r0, lsr pc @ │ │ │ │ │ @@ -3667702,15 +3667702,15 @@ │ │ │ │ │ cmpeq pc, r0, ror pc @ │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq pc, r0, lsr r0 @ │ │ │ │ │ cmpeq pc, r8, ror pc @ │ │ │ │ │ cmpeq pc, r0, lsl #31 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq pc, r8, lsl #31 │ │ │ │ │ - sbceq r5, r0, r0, lsl ip │ │ │ │ │ + sbceq r5, r0, r8, lsr ip │ │ │ │ │ ldrsbeq r7, [pc, #-240] @ 15f7ea0 <__bss_end__@@Base+0xefa7f0> │ │ │ │ │ @ instruction: 0x015f7f90 │ │ │ │ │ @ instruction: 0x015f7f98 │ │ │ │ │ sbcseq fp, r4, r0, lsr #12 │ │ │ │ │ cmpeq pc, r0, lsr #31 │ │ │ │ │ sbcseq fp, r4, r8, asr #12 │ │ │ │ │ cmpeq pc, r8, lsr #31 │ │ │ │ │ @@ -3668352,15 +3668352,15 @@ │ │ │ │ │ @ instruction: 0x015f8998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, lsr #19 │ │ │ │ │ cmpeq pc, r8, ror #30 │ │ │ │ │ cmpeq pc, r8, lsr #19 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrheq r8, [pc, #-144] @ 15f8920 <__bss_end__@@Base+0xefb270> │ │ │ │ │ - sbceq pc, r2, r8, asr #27 │ │ │ │ │ + strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ ldrheq r8, [pc, #-152] @ 15f8920 <__bss_end__@@Base+0xefb270> │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq pc, r0, asr #19 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq pc, r8, asr #19 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsheq r8, [pc, #-144] @ 15f8940 <__bss_end__@@Base+0xefb290> │ │ │ │ │ @@ -3668414,15 +3668414,15 @@ │ │ │ │ │ @ instruction: 0x015f8a90 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq pc, r8, lsr #21 │ │ │ │ │ @ instruction: 0x015f8a98 │ │ │ │ │ cmpeq pc, r0, lsr #21 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r2, r8, asr #27 │ │ │ │ │ + strdeq pc, [r2], #208 @ 0xd0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, asr #22 │ │ │ │ │ ldrheq r8, [pc, #-168] @ 15f8a10 <__bss_end__@@Base+0xefb360> │ │ │ │ │ addeq r5, r0, r8, asr pc │ │ │ │ │ cmpeq pc, r0, asr #21 │ │ │ │ │ rscseq sl, sl, r0, lsl #7 │ │ │ │ │ cmpeq pc, r8, asr #21 │ │ │ │ │ @@ -3671101,15 +3671101,15 @@ │ │ │ │ │ @ instruction: 0x015fb490 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq pc, r8, lsr #9 │ │ │ │ │ @ instruction: 0x015fb498 │ │ │ │ │ cmpeq pc, r0, lsr #9 │ │ │ │ │ umulleq r3, r0, r8, r6 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r9, r2, r8, lsl #25 │ │ │ │ │ + strheq r9, [r2], #192 @ 0xc0 │ │ │ │ │ ldrheq fp, [pc, #-64] @ 15fb470 <__bss_end__@@Base+0xefddc0> │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmpeq pc, r8, ror #10 │ │ │ │ │ ldrheq fp, [pc, #-72] @ 15fb474 <__bss_end__@@Base+0xefddc4> │ │ │ │ │ cmpeq pc, r0, asr #9 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq pc, r8, asr #9 │ │ │ │ │ @@ -3671259,15 +3671259,15 @@ │ │ │ │ │ cmpeq pc, r8, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, lsl r7 @ │ │ │ │ │ cmpeq pc, r0, asr r6 @ │ │ │ │ │ cmpeq pc, r8, lsl r7 @ │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq pc, r0, lsr #14 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ cmpeq pc, r8, lsr #14 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq pc, r0, lsr r7 @ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq pc, r8, lsr r7 @ │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmpeq pc, r8, asr #14 │ │ │ │ │ @@ -3671315,15 +3671315,15 @@ │ │ │ │ │ cmpeq pc, r8, ror #15 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmpeq pc, r0, lsl #16 │ │ │ │ │ ldrsheq fp, [pc, #-112] @ 15fb784 <__bss_end__@@Base+0xefe0d4> │ │ │ │ │ ldrsheq fp, [pc, #-120] @ 15fb780 <__bss_end__@@Base+0xefe0d0> │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r0, r3, r8, lsr ip │ │ │ │ │ + sbceq r0, r3, r0, ror #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlatteq fp, r0, r4, sp │ │ │ │ │ cmpeq pc, r0, lsl r8 @ │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3671432,15 +3671432,15 @@ │ │ │ │ │ ldrheq fp, [pc, #-152] @ 15fb924 <__bss_end__@@Base+0xefe274> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-152] @ 15fb934 <__bss_end__@@Base+0xefe284> │ │ │ │ │ ldrsbeq fp, [pc, #-144] @ 15fb940 <__bss_end__@@Base+0xefe290> │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r0, lsr r8 @ │ │ │ │ │ + adceq r3, pc, r0, ror r8 @ │ │ │ │ │ ldrheq r9, [pc, #-96] @ 15fb97c <__bss_end__@@Base+0xefe2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, ror #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-152] @ 15fb954 <__bss_end__@@Base+0xefe2a4> │ │ │ │ │ ldrsheq fp, [pc, #-144] @ 15fb960 <__bss_end__@@Base+0xefe2b0> │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3671456,15 +3671456,15 @@ │ │ │ │ │ cmpeq pc, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsr sl @ │ │ │ │ │ cmpeq pc, r0, lsr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r5, [r5], r8 │ │ │ │ │ + adcseq r5, r5, r8, ror #27 │ │ │ │ │ ldrsheq r9, [pc, #-104] @ 15fb9d4 <__bss_end__@@Base+0xefe324> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, asr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, asr sl @ │ │ │ │ │ cmpeq pc, r0, asr sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3671472,15 +3671472,15 @@ │ │ │ │ │ cmpeq pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, ror #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, ror sl @ │ │ │ │ │ cmpeq pc, r0, ror sl @ │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, ror r8 │ │ │ │ │ + adcseq sp, r5, r8, lsr #17 │ │ │ │ │ cmpeq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x015fba90 │ │ │ │ │ @@ -3671869,15 +3671869,15 @@ │ │ │ │ │ @ instruction: 0x015fc090 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x015fc098 │ │ │ │ │ cmpeq pc, r0, lsr r8 @ │ │ │ │ │ cmpeq pc, r0, lsr #1 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ cmpeq pc, r8, lsr #1 │ │ │ │ │ - adcseq sl, sp, r8, ror sp │ │ │ │ │ + adcseq sl, sp, r8, asr #27 │ │ │ │ │ ldrheq ip, [pc, #-0] @ 15fc0b0 <__bss_end__@@Base+0xefea00> │ │ │ │ │ addeq r7, r0, r0, lsr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ tsteq r3, r8, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3672440,15 +3672440,15 @@ │ │ │ │ │ cmpeq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r3, [r7], r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, asr sl @ │ │ │ │ │ - adcseq sp, r4, r0, lsr #32 │ │ │ │ │ + adcseq sp, r4, r0, asr #32 │ │ │ │ │ cmpeq r6, r0, ror #24 │ │ │ │ │ ldrheq ip, [pc, #-152] @ 15fc908 <__bss_end__@@Base+0xeff258> │ │ │ │ │ cmpeq r6, r0, ror #24 │ │ │ │ │ ldrheq ip, [pc, #-144] @ 15fc918 <__bss_end__@@Base+0xeff268> │ │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ │ ldrsbteq r8, [fp], r8 │ │ │ │ │ cmpeq r6, r0, lsl #26 @ │ │ │ │ │ @@ -3672704,15 +3672704,15 @@ │ │ │ │ │ cmpeq pc, r0, lsr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-216] @ 15fccd4 <__bss_end__@@Base+0xeff624> │ │ │ │ │ ldrheq ip, [pc, #-208] @ 15fcce0 <__bss_end__@@Base+0xeff630> │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, lr, r0, ror #13 │ │ │ │ │ + adceq r6, lr, r0, asr r6 │ │ │ │ │ ldrheq r9, [pc, #-168] @ 15fcd14 <__bss_end__@@Base+0xeff664> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, asr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-216] @ 15fccf4 <__bss_end__@@Base+0xeff644> │ │ │ │ │ ldrsbeq ip, [pc, #-208] @ 15fcd00 <__bss_end__@@Base+0xeff650> │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3673548,15 +3673548,15 @@ │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-160] @ 15fda34 <__bss_end__@@Base+0xf00384> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, ror #21 │ │ │ │ │ cmpeq pc, r0, ror #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r4, r8, lsl #24 │ │ │ │ │ + adcseq pc, r4, r8, asr #23 │ │ │ │ │ cmpeq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-160] @ 15fda54 <__bss_end__@@Base+0xf003a4> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-168] @ 15fda54 <__bss_end__@@Base+0xf003a4> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl #22 │ │ │ │ │ @@ -3673991,15 +3673991,15 @@ │ │ │ │ │ ldrheq lr, [pc, #-24] @ 15fe1a0 <__bss_end__@@Base+0xf00af0> │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, asr #3 │ │ │ │ │ cmpeq pc, r8, ror lr @ │ │ │ │ │ cmpeq pc, r8, asr #3 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrsbeq lr, [pc, #-16] @ 15fe1c0 <__bss_end__@@Base+0xf00b10> │ │ │ │ │ - sbceq pc, r1, r0, lsr #27 │ │ │ │ │ + sbceq pc, r1, r8, asr #27 │ │ │ │ │ ldrsbeq lr, [pc, #-24] @ 15fe1c0 <__bss_end__@@Base+0xf00b10> │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmpeq pc, r0, ror #3 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmpeq pc, r8, ror #3 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ ldrsheq lr, [pc, #-24] @ 15fe1d8 <__bss_end__@@Base+0xf00b28> │ │ │ │ │ @@ -3674047,15 +3674047,15 @@ │ │ │ │ │ @ instruction: 0x015fe298 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrheq lr, [pc, #-32] @ 15fe280 <__bss_end__@@Base+0xf00bd0> │ │ │ │ │ cmpeq pc, r0, lsr #5 │ │ │ │ │ cmpeq pc, r8, lsr #5 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq pc, r1, r0, lsr #27 │ │ │ │ │ + sbceq pc, r1, r8, asr #27 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, lsr #26 │ │ │ │ │ cmpeq pc, r0, asr #5 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3674127,15 +3674127,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl #10 │ │ │ │ │ cmpeq pc, r0, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r8, r0, lsr #13 │ │ │ │ │ ldrsbeq r9, [pc, #-232] @ 15fe304 <__bss_end__@@Base+0xf00c54> │ │ │ │ │ cmpeq pc, r8, lsr #3 │ │ │ │ │ - sbceq r5, r0, r0, ror #29 │ │ │ │ │ + sbceq r5, r0, r8, lsl #30 │ │ │ │ │ ldrsheq lr, [pc, #-56] @ 15fe3c0 <__bss_end__@@Base+0xf00d10> │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmpeq pc, r0, lsl #8 │ │ │ │ │ ldrsbeq r9, [pc, #-232] @ 15fe31c <__bss_end__@@Base+0xf00c6c> │ │ │ │ │ cmpeq pc, r8, lsl #8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmpeq pc, r0, lsl r4 @ │ │ │ │ │ @@ -3674153,15 +3674153,15 @@ │ │ │ │ │ cmpeq pc, r0, asr #8 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ ldrsheq lr, [pc, #-72] @ 15fe400 <__bss_end__@@Base+0xf00d50> │ │ │ │ │ cmpeq pc, r8, asr #8 │ │ │ │ │ cmpeq pc, r0, asr r4 @ │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmpeq pc, r8, asr r4 @ │ │ │ │ │ - sbceq r5, r0, r0, ror #29 │ │ │ │ │ + sbceq r5, r0, r8, lsl #30 │ │ │ │ │ cmpeq pc, r0, lsr #9 │ │ │ │ │ cmpeq pc, r0, ror #8 │ │ │ │ │ cmpeq pc, r8, ror #8 │ │ │ │ │ strheq sl, [r0, #-192] @ 0xffffff40 │ │ │ │ │ cmpeq pc, r0, ror r4 @ │ │ │ │ │ ldrdeq sl, [r0, #-200] @ 0xffffff38 │ │ │ │ │ cmpeq pc, r8, ror r4 @ │ │ │ │ │ @@ -3674324,15 +3674324,15 @@ │ │ │ │ │ cmpeq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-96] @ 15fe694 <__bss_end__@@Base+0xf00fe4> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl #14 │ │ │ │ │ cmpeq pc, r0, lsl #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, asr ip │ │ │ │ │ + ldrhteq r6, [r6], r8 │ │ │ │ │ cmpeq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmpeq pc, r0, lsr #14 │ │ │ │ │ @@ -3676973,15 +3676973,15 @@ │ │ │ │ │ cmpeq pc, r8, asr #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qdsubeq r1, r8, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 256 @ 0x100 │ │ │ │ │ cmneq r0, r8, rrx │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq r4, [r0], r8 │ │ │ │ │ + adcseq r4, r0, r8, lsl #13 │ │ │ │ │ cmpeq pc, r0, ror #7 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 264 @ 0x108 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #1 │ │ │ │ │ @@ -3677015,15 +3677015,15 @@ │ │ │ │ │ ldrsheq pc, [pc, #-56] @ 16010c4 <__bss_end__@@Base+0xf03a14> @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsl #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl r1 │ │ │ │ │ cmneq r0, r0, lsl r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r0, asr #16 │ │ │ │ │ + adcseq r5, r0, r0, ror r8 │ │ │ │ │ cmpeq pc, r0, lsl r4 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr r1 │ │ │ │ │ @@ -3677299,15 +3677299,15 @@ │ │ │ │ │ cmpeq pc, r8, ror #9 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 336 @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #11 │ │ │ │ │ cmneq r0, r0, lsl #11 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r0, r0, ror #6 │ │ │ │ │ + adcseq r5, r0, r0, asr #7 │ │ │ │ │ cmpeq pc, r0, lsl #10 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01601590 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01601598 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr #11 │ │ │ │ │ @@ -3678377,15 +3678377,15 @@ │ │ │ │ │ cmneq r0, r0, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ │ cmneq r0, r8, asr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq fp, r5, r0, ror r9 │ │ │ │ │ + adcseq fp, r5, r0, asr #18 │ │ │ │ │ cmpeq pc, r8, lsl #15 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r0, #-104]! @ 0xffffff98 │ │ │ │ │ smceq 616 @ 0x268 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3678823,15 +3678823,15 @@ │ │ │ │ │ ldrsbeq pc, [pc, #-136] @ 1602cb4 <__bss_end__@@Base+0xf05604> @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr sp │ │ │ │ │ cmneq r0, r0, asr sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrhteq fp, [r5], r0 │ │ │ │ │ + adcseq fp, r5, r0, lsl r3 │ │ │ │ │ ldrsheq pc, [pc, #-128] @ 1602cdc <__bss_end__@@Base+0xf0562c> @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 720 @ 0x2d0 │ │ │ │ │ @@ -3679364,15 +3679364,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, #-96]! @ 0xffffffa0 │ │ │ │ │ strheq r3, [r0, #-88]! @ 0xffffffa8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, lsl #24 │ │ │ │ │ ldrsbeq pc, [pc, #-160] @ 1603524 <__bss_end__@@Base+0xf05e74> @ │ │ │ │ │ cmneq r0, r8, lsl #11 │ │ │ │ │ - sbceq sl, r0, r8, ror r8 │ │ │ │ │ + sbceq sl, r0, r8, lsr #16 │ │ │ │ │ ldrdeq r3, [r0, #-80]! @ 0xffffffb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r3, [r0, #-88]! @ 0xffffffa8 │ │ │ │ │ ldrsbeq pc, [pc, #-160] @ 160353c <__bss_end__@@Base+0xf05e8c> @ │ │ │ │ │ cmneq r0, r0, ror #11 │ │ │ │ │ sbceq pc, r1, r8, lsr #31 │ │ │ │ │ cmneq r0, r8, ror #11 │ │ │ │ │ @@ -3679394,15 +3679394,15 @@ │ │ │ │ │ cmneq r0, r8, lsr #12 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmneq r0, r0, ror #13 │ │ │ │ │ cmneq r0, r0, lsr r6 │ │ │ │ │ cmneq r0, r8, lsr r6 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmneq r0, r0, asr #12 │ │ │ │ │ - sbceq sl, r0, r8, ror r8 │ │ │ │ │ + sbceq sl, r0, r8, lsr #16 │ │ │ │ │ cmneq r0, r8, lsl #13 │ │ │ │ │ cmneq r0, r8, asr #12 │ │ │ │ │ cmneq r0, r0, asr r6 │ │ │ │ │ ldrhteq r7, [r9], #32 │ │ │ │ │ cmneq r0, r8, asr r6 │ │ │ │ │ ldrsbteq r7, [r9], #40 @ 0x28 │ │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ │ @@ -3679545,15 +3679545,15 @@ │ │ │ │ │ cmpeq pc, r8, asr #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr #17 │ │ │ │ │ @ instruction: 0x01603898 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, asr #12 │ │ │ │ │ + adcseq r2, r6, r0, ror r6 │ │ │ │ │ cmpeq pc, r0, ror #22 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r0, #-136]! @ 0xffffff78 │ │ │ │ │ @@ -3679600,15 +3679600,15 @@ │ │ │ │ │ cmneq r0, r0, lsl r9 │ │ │ │ │ @ instruction: 0x011a2cd8 │ │ │ │ │ cmneq r0, r8, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smceq 912 @ 0x390 │ │ │ │ │ @ instruction: 0x015ffb90 │ │ │ │ │ smceq 920 @ 0x398 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmneq r0, r8, lsl #19 │ │ │ │ │ cmneq r0, r0, lsl #19 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq fp, r3, r8, lsr #11 │ │ │ │ │ @ instruction: 0x01603990 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ @ instruction: 0x01603998 │ │ │ │ │ @@ -3679779,15 +3679779,15 @@ │ │ │ │ │ cmneq r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #24 │ │ │ │ │ cmneq r0, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r4, r0, r0, asr #25 │ │ │ │ │ + ldrshteq r4, [r0], r0 │ │ │ │ │ ldrsheq pc, [pc, #-176] @ 1603b9c <__bss_end__@@Base+0xf064ec> @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #24 │ │ │ │ │ cmneq r0, r0, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3680203,15 +3680203,15 @@ │ │ │ │ │ cmneq r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, #-32]! @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #5 │ │ │ │ │ cmneq r0, r0, ror #5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r5, [r6], r0 │ │ │ │ │ + adcseq r5, r6, r0, lsr #2 │ │ │ │ │ cmpeq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, #-32]! @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, #-40]! @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsl #6 │ │ │ │ │ @@ -3680491,23 +3680491,23 @@ │ │ │ │ │ cmneq r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #14 │ │ │ │ │ cmneq r0, r0, ror #14 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq r5, r5, r8, r3 @ │ │ │ │ │ + adcseq r5, r5, r8, lsr #8 │ │ │ │ │ @ instruction: 0x015ffe90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 1136 @ 0x470 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #15 │ │ │ │ │ cmneq r0, r0, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, asr #10 │ │ │ │ │ + adcseq r5, r5, r8, ror r5 │ │ │ │ │ cmpeq pc, r8, lsr #29 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01604790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #15 │ │ │ │ │ cmneq r0, r0, lsr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3680619,15 +3680619,15 @@ │ │ │ │ │ cmneq r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #18 │ │ │ │ │ cmneq r0, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r0, [r6], r0 │ │ │ │ │ + adcseq r0, r6, r0, lsr r8 │ │ │ │ │ cmpeq pc, r0, lsr #30 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 1168 @ 0x490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #19 │ │ │ │ │ cmneq r0, r0, lsl #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3680801,15 +3680801,15 @@ │ │ │ │ │ cmneq r0, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #24 │ │ │ │ │ cmneq r0, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sp, pc, r8, lsl r3 @ │ │ │ │ │ + strhteq sp, [pc], r8 │ │ │ │ │ cmpeq pc, r0, lsl #31 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr ip │ │ │ │ │ @@ -3680857,15 +3680857,15 @@ │ │ │ │ │ cmneq r0, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr #26 │ │ │ │ │ cmneq r0, r8, lsl sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r5, pc, r0, lsl #21 │ │ │ │ │ + adceq r5, pc, r8, asr #20 │ │ │ │ │ ldrheq pc, [pc, #-240] @ 1604c34 <__bss_end__@@Base+0xf07584> @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr sp │ │ │ │ │ @@ -3682631,15 +3682631,15 @@ │ │ │ │ │ cmneq r0, r0, asr #17 │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ cmneq r0, r8, asr #17 │ │ │ │ │ tsteq r3, r0, asr #18 │ │ │ │ │ ldrdeq r6, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r6, r1, r0, r9 │ │ │ │ │ + sbceq r6, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3682888,15 +3682888,15 @@ │ │ │ │ │ cmneq r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #25 │ │ │ │ │ ldrdeq r6, [r0, #-200]! @ 0xffffff38 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, ror #28 │ │ │ │ │ + umlalseq pc, r5, r8, lr @ │ │ │ │ │ cmneq r0, r0, asr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, #-192]! @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, #-200]! @ 0xffffff38 │ │ │ │ │ @@ -3683102,15 +3683102,15 @@ │ │ │ │ │ cmneq r0, r0, asr r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr r0 │ │ │ │ │ cmneq r0, r0, lsr r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r2, [r6], r8 │ │ │ │ │ + adcseq r3, r6, r0, asr #32 │ │ │ │ │ cmneq r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ qdsubeq r7, r0, r0 │ │ │ │ │ @@ -3683174,15 +3683174,15 @@ │ │ │ │ │ strheq r5, [r0, #-48]! @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ │ cmneq r0, r0, asr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r5, r8, ror ip │ │ │ │ │ + ldrhteq r1, [r5], r8 │ │ │ │ │ cmneq r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 1808 @ 0x710 │ │ │ │ │ @@ -3683725,15 +3683725,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsl fp │ │ │ │ │ cmneq r0, r0, ror #19 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r5, r0, asr sp │ │ │ │ │ cmneq r0, r8, lsl r5 │ │ │ │ │ cmneq r0, r0, lsr r7 │ │ │ │ │ - sbceq r7, r0, r8, asr pc │ │ │ │ │ + sbceq r7, r0, r0, lsr pc │ │ │ │ │ strdeq r7, [r0, #-152]! @ 0xffffff68 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r0, r0, lsl #20 │ │ │ │ │ cmneq r0, r8, lsl r5 │ │ │ │ │ cmneq r0, r8, lsl #20 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r0, r0, lsl sl │ │ │ │ │ @@ -3683753,15 +3683753,15 @@ │ │ │ │ │ cmneq r0, r8, asr #20 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmneq r0, r0, lsl #22 │ │ │ │ │ cmneq r0, r0, asr sl │ │ │ │ │ cmneq r0, r8, asr sl │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmneq r0, r0, ror #20 │ │ │ │ │ - sbceq r7, r0, r8, asr pc │ │ │ │ │ + sbceq r7, r0, r0, lsr pc │ │ │ │ │ cmneq r0, r8, lsr #21 │ │ │ │ │ cmneq r0, r8, ror #20 │ │ │ │ │ smceq 1952 @ 0x7a0 │ │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ │ smceq 1960 @ 0x7a8 │ │ │ │ │ @ instruction: 0x011e5ad0 │ │ │ │ │ cmneq r0, r0, lsl #21 │ │ │ │ │ @@ -3684400,15 +3684400,15 @@ │ │ │ │ │ strheq r5, [r0, #-96]! @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsl #9 │ │ │ │ │ smceq 2120 @ 0x848 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, asr #26 │ │ │ │ │ + adcseq pc, r5, r8, lsl sp @ │ │ │ │ │ cmneq r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01608490 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01608498 │ │ │ │ │ @@ -3684699,15 +3684699,15 @@ │ │ │ │ │ cmneq r0, r0, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r0, r8, lsl r9 │ │ │ │ │ cmneq r0, r8, ror #15 │ │ │ │ │ cmneq r0, r0, lsr #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r0, r8, lsr #18 │ │ │ │ │ - strheq r6, [r2], #32 │ │ │ │ │ + ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ cmneq r0, r0, lsr r9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmneq r0, r8, lsr r9 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmneq r0, r0, asr #18 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r0, r0, asr r9 │ │ │ │ │ @@ -3684755,15 +3684755,15 @@ │ │ │ │ │ strdeq r8, [r0, #-144]! @ 0xffffff70 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r0, r8, lsl #20 │ │ │ │ │ strdeq r8, [r0, #-152]! @ 0xffffff68 │ │ │ │ │ cmneq r0, r0, lsl #20 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - strheq r6, [r2], #32 │ │ │ │ │ + ldrdeq r6, [r2], #40 @ 0x28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r8, r0, r0, pc @ │ │ │ │ │ cmneq r0, r8, lsl sl │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3684849,15 +3684849,15 @@ │ │ │ │ │ cmneq r0, r8, ror #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ smceq 2224 @ 0x8b0 │ │ │ │ │ cmneq r0, r8, asr #16 │ │ │ │ │ smceq 2232 @ 0x8b8 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r0, r0, lsl #23 │ │ │ │ │ - sbceq sp, r1, r0, asr #23 │ │ │ │ │ + sbceq sp, r1, r8, ror #23 │ │ │ │ │ cmneq r0, r8, lsl #23 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ @ instruction: 0x01608b90 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ @ instruction: 0x01608b98 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r0, r8, lsr #23 │ │ │ │ │ @@ -3684905,15 +3684905,15 @@ │ │ │ │ │ cmneq r0, r8, asr #24 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r0, r0, ror #24 │ │ │ │ │ cmneq r0, r0, asr ip │ │ │ │ │ cmneq r0, r8, asr ip │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sp, r1, r0, asr #23 │ │ │ │ │ + sbceq sp, r1, r8, ror #23 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ hvceq 2872 @ 0xb38 │ │ │ │ │ smceq 2240 @ 0x8c0 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3684929,15 +3684929,15 @@ │ │ │ │ │ cmneq r0, r8, lsr #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strheq r8, [r0, #-192]! @ 0xffffff40 │ │ │ │ │ cmneq r0, r0, ror #16 │ │ │ │ │ strheq r8, [r0, #-200]! @ 0xffffff38 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r0, r0, asr #25 │ │ │ │ │ - sbceq sl, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ cmneq r0, r8, asr #25 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ ldrdeq r8, [r0, #-192]! @ 0xffffff40 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ ldrdeq r8, [r0, #-200]! @ 0xffffff38 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r0, r8, ror #25 │ │ │ │ │ @@ -3684985,15 +3684985,15 @@ │ │ │ │ │ cmneq r0, r8, lsl #27 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r0, r0, lsr #27 │ │ │ │ │ @ instruction: 0x01608d90 │ │ │ │ │ @ instruction: 0x01608d98 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq sl, r2, r8, lsr #21 │ │ │ │ │ + ldrdeq sl, [r2], #160 @ 0xa0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlalbbeq r8, r0, r0, sl │ │ │ │ │ strheq r8, [r0, #-208]! @ 0xffffff30 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3685034,15 +3685034,15 @@ │ │ │ │ │ @ instruction: 0x01605890 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #28 │ │ │ │ │ cmneq r0, r0, ror #28 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r5, r8, lsr #5 │ │ │ │ │ + adcseq r5, r5, r8, ror r2 │ │ │ │ │ cmneq r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 2272 @ 0x8e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 2280 @ 0x8e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsl #29 │ │ │ │ │ @@ -3685510,15 +3685510,15 @@ │ │ │ │ │ strheq r9, [r0, #-88]! @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, #-88]! @ 0xffffffa8 │ │ │ │ │ ldrdeq r9, [r0, #-80]! @ 0xffffffb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r3, [r6], r0 │ │ │ │ │ + adcseq r3, r6, r0, asr #3 │ │ │ │ │ @ instruction: 0x01605998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, #-80]! @ 0xffffffb0 │ │ │ │ │ @@ -3685725,15 +3685725,15 @@ │ │ │ │ │ cmneq r0, r8, lsl r9 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r0, r0, lsr #18 │ │ │ │ │ strdeq r5, [r0, #-152]! @ 0xffffff68 │ │ │ │ │ cmneq r0, r8, lsr #18 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r0, r0, lsr r9 │ │ │ │ │ - adcseq r9, sl, r8, ror #13 │ │ │ │ │ + adcseq r9, sl, r0, lsl r7 │ │ │ │ │ cmneq r0, r8, lsr r9 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmneq r0, r0, asr #18 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmneq r0, r8, asr #18 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r0, r0, ror #18 │ │ │ │ │ @@ -3685783,15 +3685783,15 @@ │ │ │ │ │ cmneq r0, r0, lsl #20 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r0, r8, lsl sl │ │ │ │ │ cmneq r0, r8, lsl #20 │ │ │ │ │ cmneq r0, r0, lsl sl │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r9, sl, r8, ror #13 │ │ │ │ │ + adcseq r9, sl, r0, lsl r7 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrhteq r9, [r9], #72 @ 0x48 │ │ │ │ │ cmneq r0, r8, lsr #20 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3686226,15 +3686226,15 @@ │ │ │ │ │ cmneq r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, #-0]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsl #2 │ │ │ │ │ cmneq r0, r0, lsl #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r7, r6, r0, ror r1 │ │ │ │ │ + adcseq r7, r6, r0, asr #2 │ │ │ │ │ cmneq r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #3 │ │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3686305,15 +3686305,15 @@ │ │ │ │ │ cmneq r0, r8, lsr #4 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r0, r0, lsr r2 │ │ │ │ │ strheq r5, [r0, #-168]! @ 0xffffff58 │ │ │ │ │ cmneq r0, r8, lsr r2 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r0, r0, asr #4 │ │ │ │ │ - sbceq lr, r1, r0, asr #28 │ │ │ │ │ + sbceq lr, r1, r8, ror #28 │ │ │ │ │ cmneq r0, r8, asr #4 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmneq r0, r0, asr r2 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmneq r0, r8, asr r2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r0, r8, ror #4 │ │ │ │ │ @@ -3686361,15 +3686361,15 @@ │ │ │ │ │ cmneq r0, r8, lsl #6 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r0, r0, lsr #6 │ │ │ │ │ cmneq r0, r0, lsl r3 │ │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq lr, r1, r0, asr #28 │ │ │ │ │ + sbceq lr, r1, r8, ror #28 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r0, lsl r7 │ │ │ │ │ cmneq r0, r0, lsr r3 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3687618,15 +3687618,15 @@ │ │ │ │ │ cmneq r0, r0, asr #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq fp, [r0, #-96]! @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #13 │ │ │ │ │ cmneq r0, r0, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r9, r5, r0, lsl #31 │ │ │ │ │ + adcseq r9, r5, r0, asr #29 │ │ │ │ │ cmneq r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, #-96]! @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, #-104]! @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #13 │ │ │ │ │ @@ -3687803,15 +3687803,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, lsr #20 │ │ │ │ │ @ instruction: 0x0160b998 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ adcseq r5, sp, r8, lsr #10 │ │ │ │ │ strheq r5, [r0, #-216]! @ 0xffffff28 │ │ │ │ │ cmneq r0, r8, asr r8 │ │ │ │ │ - strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ + sbceq r2, r3, r8, asr #17 │ │ │ │ │ strheq fp, [r0, #-144]! @ 0xffffff70 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ strheq fp, [r0, #-152]! @ 0xffffff68 │ │ │ │ │ strheq r5, [r0, #-216]! @ 0xffffff28 │ │ │ │ │ cmneq r0, r0, asr #19 │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ cmneq r0, r8, asr #19 │ │ │ │ │ @@ -3688103,19 +3688103,19 @@ │ │ │ │ │ cmneq r0, r0, asr #28 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ cmneq r0, r8, asr #28 │ │ │ │ │ strheq r8, [r1], #72 @ 0x48 │ │ │ │ │ cmneq r0, r0, asr lr │ │ │ │ │ sbceq sl, r3, r8, lsl #15 │ │ │ │ │ cmneq r0, r8, asr lr │ │ │ │ │ - strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ + sbceq r2, r3, r8, asr #17 │ │ │ │ │ cmneq r0, r0, ror #28 │ │ │ │ │ sbcseq r8, r4, r8, asr #7 │ │ │ │ │ cmneq r0, r8, ror #28 │ │ │ │ │ - strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ + sbceq r2, r3, r8, asr #17 │ │ │ │ │ smceq 3040 @ 0xbe0 │ │ │ │ │ ldrshteq r9, [r9], #8 │ │ │ │ │ smceq 3048 @ 0xbe8 │ │ │ │ │ sbcseq sl, r4, r0, ror r1 │ │ │ │ │ cmneq r0, r0, lsl #29 │ │ │ │ │ sbcseq r2, r4, r8, asr r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3688448,15 +3688448,15 @@ │ │ │ │ │ cmneq r0, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #7 │ │ │ │ │ strheq ip, [r0, #-56]! @ 0xffffffc8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq r8, lr, r0, r0 │ │ │ │ │ + adceq r8, lr, r0, rrx │ │ │ │ │ cmneq r0, r0, asr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, #-48]! @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, #-56]! @ 0xffffffc8 │ │ │ │ │ @@ -3688892,15 +3688892,15 @@ │ │ │ │ │ @ instruction: 0x0160ca90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0160ca98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq ip, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ cmneq r0, r8, lsr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlaleq r8, ip, r0, r2 │ │ │ │ │ + adceq r8, ip, r8, asr r4 │ │ │ │ │ strheq r5, [r0, #-240]! @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq ip, [r0, #-168]! @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #21 │ │ │ │ │ @@ -3688992,15 +3688992,15 @@ │ │ │ │ │ cmneq r0, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, asr #24 │ │ │ │ │ cmneq r0, r8, lsr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r8, [r6], r8 │ │ │ │ │ + adcseq r8, r6, r8, lsr #13 │ │ │ │ │ cmneq r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r0, r0, ror #24 │ │ │ │ │ cmneq r0, r8, asr ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3691154,15 +3691154,15 @@ │ │ │ │ │ strdeq lr, [r0, #-208]! @ 0xffffff30 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ strdeq lr, [r0, #-216]! @ 0xffffff28 │ │ │ │ │ tsteq r0, r8, lsl #13 │ │ │ │ │ cmneq r0, r0, lsl #28 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r0, r8, lsl #28 │ │ │ │ │ - sbceq r5, r2, r8, asr #2 │ │ │ │ │ + sbceq r5, r2, r0, ror r1 │ │ │ │ │ cmneq r0, r0, lsl lr │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmneq r0, r8, lsl lr │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmneq r0, r0, lsr #28 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r0, r0, lsr lr │ │ │ │ │ @@ -3691210,15 +3691210,15 @@ │ │ │ │ │ ldrdeq lr, [r0, #-224]! @ 0xffffff20 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r0, r8, ror #29 │ │ │ │ │ ldrdeq lr, [r0, #-232]! @ 0xffffff18 │ │ │ │ │ cmneq r0, r0, ror #29 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r5, r2, r8, asr #2 │ │ │ │ │ + sbceq r5, r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq r0, fp, r8, ror r8 │ │ │ │ │ strdeq lr, [r0, #-232]! @ 0xffffff18 │ │ │ │ │ sbceq r6, r3, r8, asr #12 │ │ │ │ │ cmneq r0, r0, lsl #30 │ │ │ │ │ adcseq r8, pc, r0, lsl r2 @ │ │ │ │ │ cmneq r0, r8, lsl #30 │ │ │ │ │ @@ -3691499,15 +3691499,15 @@ │ │ │ │ │ cmneq r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ msreq SPSR_irq, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 3888 @ 0xf30 │ │ │ │ │ msreq SPSR_irq, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r0, r0, asr #30 │ │ │ │ │ + adcseq r6, r0, r0, lsl pc │ │ │ │ │ cmneq r0, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 3896 @ 0xf38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ msreq SPSR_irq, r0 │ │ │ │ │ msreq SPSR_irq, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3691990,15 +3691990,15 @@ │ │ │ │ │ msreq SPSR_, r8, lsl #18 │ │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ │ msreq SPSR_irq, r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ msreq SPSR_irq, r0 │ │ │ │ │ cmneq r0, r0, ror #10 │ │ │ │ │ msreq SPSR_irq, r8 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ msreq SPSR_irq, r8 │ │ │ │ │ msreq SPSR_irq, r0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ ldrsheq r4, [r4], #168 @ 0xa8 │ │ │ │ │ msreq SPSR_irq, r0 │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ msreq SPSR_irq, r8 │ │ │ │ │ @@ -3692065,15 +3692065,15 @@ │ │ │ │ │ msreq SPSR_, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ msreq SPSR_, r0, lsr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ msreq SPSR_, r8, asr #24 │ │ │ │ │ msreq SPSR_, r0, asr #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r0, asr #15 │ │ │ │ │ + adceq r3, pc, r8, lsl #15 │ │ │ │ │ smceq 3416 @ 0xd58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ msreq SPSR_, r0, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ msreq SPSR_, r8, asr ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ msreq SPSR_, r0, ror #24 │ │ │ │ │ @@ -3692785,15 +3692785,15 @@ │ │ │ │ │ cmneq r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 4208 @ 0x1070 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smulbbeq r1, r8, r7 │ │ │ │ │ smulbbeq r1, r0, r7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrsbteq r5, [r5], r8 │ │ │ │ │ + adcseq r5, r5, r8, lsl r2 │ │ │ │ │ cmneq r0, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01610790 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01610798 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smultbeq r1, r0, r7 │ │ │ │ │ @@ -3693080,15 +3693080,15 @@ │ │ │ │ │ smulbteq r1, r8, r9 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ cmneq r1, r0, lsl ip │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r1, r8, lsl ip │ │ │ │ │ smceq 3440 @ 0xd70 │ │ │ │ │ cmneq r1, r0, lsr #24 │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmneq r1, r0, lsr ip │ │ │ │ │ cmneq r1, r8, lsr #24 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbcseq r4, r4, r8, lsr #21 │ │ │ │ │ cmneq r1, r8, lsr ip │ │ │ │ │ sbceq sl, r2, r8, ror #3 │ │ │ │ │ cmneq r1, r0, asr #24 │ │ │ │ │ @@ -3693148,15 +3693148,15 @@ │ │ │ │ │ cmneq r1, r8, lsl sp │ │ │ │ │ cmneq r0, r8, lsl #15 │ │ │ │ │ cmneq r1, r0, lsr #26 │ │ │ │ │ sbcseq ip, r4, r0, lsl #21 │ │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ cmneq r1, r0, lsr sp │ │ │ │ │ - sbceq lr, r1, r0, lsl r7 │ │ │ │ │ + sbceq lr, r1, r0, ror #14 │ │ │ │ │ cmneq r1, r0, asr #26 │ │ │ │ │ cmneq r1, r8, lsr sp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ cmneq r1, r8, asr #26 │ │ │ │ │ strdeq sp, [r2], #48 @ 0x30 │ │ │ │ │ cmneq r1, r0, asr sp │ │ │ │ │ @@ -3693179,15 +3693179,15 @@ │ │ │ │ │ andle r0, r0, ip, lsl #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01610d98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r0, [r1, #-208]! @ 0xffffff30 │ │ │ │ │ smultbeq r1, r8, sp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq pc, r5, r8, ror r1 @ │ │ │ │ │ + adcseq pc, r5, r8, asr #2 │ │ │ │ │ cmneq r0, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r0, [r1, #-216]! @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smulbteq r1, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smulbteq r1, r8, sp │ │ │ │ │ @@ -3693495,15 +3693495,15 @@ │ │ │ │ │ cmneq r1, r0, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsr #5 │ │ │ │ │ @ instruction: 0x01611298 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r5, r0, lsl #3 │ │ │ │ │ + adcseq r6, r5, r0, lsr #2 │ │ │ │ │ cmneq r0, r0, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-32]! @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-40]! @ 0xffffffd8 │ │ │ │ │ @@ -3693657,15 +3693657,15 @@ │ │ │ │ │ cmneq r0, r0, asr r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsl r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #10 │ │ │ │ │ cmneq r1, r0, lsr #10 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r8, ror #14 │ │ │ │ │ + strhteq r3, [lr], r8 │ │ │ │ │ cmneq r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #10 │ │ │ │ │ @@ -3693827,15 +3693827,15 @@ │ │ │ │ │ cmneq r0, r0, lsl sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-120]! @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-112]! @ 0xffffff90 │ │ │ │ │ cmneq r1, r8, asr #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r2, r8, lsl #5 │ │ │ │ │ + adcseq r2, r2, r8, ror #4 │ │ │ │ │ cmneq r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, #-120]! @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, #-112]! @ 0xffffff90 │ │ │ │ │ cmneq r1, r8, ror #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3694069,15 +3694069,15 @@ │ │ │ │ │ smceq 4536 @ 0x11b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsl #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01611b98 │ │ │ │ │ @ instruction: 0x01611b90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r6, pc, r8, ror r8 @ │ │ │ │ │ + adceq r6, pc, r8, asr #16 │ │ │ │ │ cmneq r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, #-176]! @ 0xffffff50 │ │ │ │ │ @@ -3694493,15 +3694493,15 @@ │ │ │ │ │ cmneq r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr r2 │ │ │ │ │ cmneq r1, r0, lsr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r0, lsl r9 @ │ │ │ │ │ + adceq ip, pc, r0, ror r9 @ │ │ │ │ │ cmneq r0, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 4640 @ 0x1220 │ │ │ │ │ cmneq r1, r0, asr r2 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3695353,15 +3695353,15 @@ │ │ │ │ │ cmneq r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01612f90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #31 │ │ │ │ │ cmneq r1, r0, lsr #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq ip, pc, r8, asr #23 │ │ │ │ │ + adceq ip, pc, r0, lsl #24 │ │ │ │ │ cmneq r0, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-240]! @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, #-248]! @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #31 │ │ │ │ │ @@ -3697911,15 +3697911,15 @@ │ │ │ │ │ cmneq r1, r8, lsl #15 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01615790 │ │ │ │ │ cmneq r1, r0, lsr r2 │ │ │ │ │ @ instruction: 0x01615798 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r1, r0, lsr #15 │ │ │ │ │ - smulleq r3, r2, r8, r1 │ │ │ │ │ + sbceq r3, r2, r0, ror r1 │ │ │ │ │ cmneq r1, r8, lsr #15 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ strheq r5, [r1, #-112]! @ 0xffffff90 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strheq r5, [r1, #-120]! @ 0xffffff88 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r1, r8, asr #15 │ │ │ │ │ @@ -3697967,15 +3697967,15 @@ │ │ │ │ │ cmneq r1, r8, ror #16 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r1, r0, lsl #17 │ │ │ │ │ smceq 5504 @ 0x1580 │ │ │ │ │ smceq 5512 @ 0x1588 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - smulleq r3, r2, r8, r1 │ │ │ │ │ + sbceq r3, r2, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ smlaltteq sl, r0, r8, r6 │ │ │ │ │ @ instruction: 0x01615890 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3698505,15 +3698505,15 @@ │ │ │ │ │ ldrdeq r6, [r1, #-0]! │ │ │ │ │ adcseq r9, pc, r8, lsr r2 @ │ │ │ │ │ ldrdeq r6, [r1, #-8]! │ │ │ │ │ msreq SP_hyp, r8 │ │ │ │ │ cmneq r1, r0, ror #1 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r1, r8, ror #1 │ │ │ │ │ - adcseq r0, r4, r0, lsl #31 │ │ │ │ │ + adcseq r0, r4, r8, lsr #31 │ │ │ │ │ strdeq r6, [r1, #-0]! │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ strdeq r6, [r1, #-8]! │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ cmneq r1, r0, lsl #2 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r1, r8, lsl r1 │ │ │ │ │ @@ -3698563,15 +3698563,15 @@ │ │ │ │ │ strheq r6, [r1, #-24]! @ 0xffffffe8 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ ldrdeq r6, [r1, #-16]! │ │ │ │ │ cmneq r1, r0, asr #3 │ │ │ │ │ cmneq r1, r8, asr #3 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - adcseq r0, r4, r0, lsl #31 │ │ │ │ │ + adcseq r0, r4, r8, lsr #31 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ teqeq r0, r8 │ │ │ │ │ cmneq r1, r0, ror #3 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3698828,15 +3698828,15 @@ │ │ │ │ │ ldrdeq r6, [r1, #-88]! @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, ror #11 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, #-88]! @ 0xffffffa8 │ │ │ │ │ strdeq r6, [r1, #-80]! @ 0xffffffb0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r4, pc, r8, asr #27 │ │ │ │ │ + adceq r4, pc, r0, lsr #26 │ │ │ │ │ strheq r4, [r1, #-72]! @ 0xffffffb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsl r6 │ │ │ │ │ @@ -3698879,15 +3698879,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, #-112]! @ 0xffffff90 │ │ │ │ │ strheq r6, [r1, #-96]! @ 0xffffffa0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @ instruction: 0x01167698 │ │ │ │ │ ldrdeq r4, [r1, #-64]! @ 0xffffffc0 │ │ │ │ │ cmneq r1, r0, asr #9 │ │ │ │ │ - sbceq r6, r0, r0, lsr r5 │ │ │ │ │ + sbceq r6, r0, r8, asr r5 │ │ │ │ │ cmneq r1, r8, asr #13 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrdeq r6, [r1, #-96]! @ 0xffffffa0 │ │ │ │ │ ldrdeq r4, [r1, #-64]! @ 0xffffffc0 │ │ │ │ │ ldrdeq r6, [r1, #-104]! @ 0xffffff98 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ cmneq r1, r0, ror #13 │ │ │ │ │ @@ -3698903,15 +3698903,15 @@ │ │ │ │ │ cmneq r1, r8, lsl #14 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmneq r1, r0, asr #15 │ │ │ │ │ cmneq r1, r0, lsl r7 │ │ │ │ │ cmneq r1, r8, lsl r7 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmneq r1, r0, lsr #14 │ │ │ │ │ - sbceq r6, r0, r0, lsr r5 │ │ │ │ │ + sbceq r6, r0, r8, asr r5 │ │ │ │ │ cmneq r1, r8, ror #14 │ │ │ │ │ cmneq r1, r8, lsr #14 │ │ │ │ │ cmneq r1, r0, lsr r7 │ │ │ │ │ smlaltbeq r8, r0, r8, r5 │ │ │ │ │ cmneq r1, r8, lsr r7 │ │ │ │ │ ldrdeq r8, [r0, #-80] @ 0xffffffb0 │ │ │ │ │ cmneq r1, r0, asr #14 │ │ │ │ │ @@ -3699202,15 +3699202,15 @@ │ │ │ │ │ ldrdeq r4, [r1, #-88]! @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r6, [r1, #-184]! @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, #-176]! @ 0xffffff50 │ │ │ │ │ cmneq r1, r8, asr #23 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, pc, r8, asr #4 │ │ │ │ │ + adceq r3, pc, r8, ror r2 @ │ │ │ │ │ strdeq r4, [r1, #-80]! @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, #-184]! @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, ror #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, ror #23 │ │ │ │ │ @@ -3699964,15 +3699964,15 @@ │ │ │ │ │ cmpeq r1, r0, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r7, [r1, #-120]! @ 0xffffff88 │ │ │ │ │ strheq r7, [r1, #-112]! @ 0xffffff90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sp, r5, r8, lsl r2 │ │ │ │ │ + adcseq sp, r5, r8, ror #3 │ │ │ │ │ smceq 5256 @ 0x1488 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, #-112]! @ 0xffffff90 │ │ │ │ │ @@ -3700469,15 +3700469,15 @@ │ │ │ │ │ cmneq r1, r0, lsl #31 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r1, r8, lsl #31 │ │ │ │ │ strdeq r4, [r1, #-152]! @ 0xffffff68 │ │ │ │ │ @ instruction: 0x01617f90 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01617f98 │ │ │ │ │ - sbceq r2, r0, r0, lsr sl │ │ │ │ │ + sbceq r2, r0, r8, lsl #20 │ │ │ │ │ cmneq r1, r0, lsr #31 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ cmneq r1, r8, lsr #31 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ strheq r7, [r1, #-240]! @ 0xffffff10 │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ cmneq r1, r8, asr #31 │ │ │ │ │ @@ -3700529,15 +3700529,15 @@ │ │ │ │ │ smceq 6144 @ 0x1800 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ cmneq r1, r8, lsl #1 │ │ │ │ │ smceq 6152 @ 0x1808 │ │ │ │ │ cmneq r1, r0, lsl #1 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - sbceq r2, r0, r0, lsr sl │ │ │ │ │ + sbceq r2, r0, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmpeq r0, r8, asr #12 │ │ │ │ │ @ instruction: 0x01618098 │ │ │ │ │ umulleq r3, r5, r0, r9 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3701054,15 +3701054,15 @@ │ │ │ │ │ cmneq r1, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #17 │ │ │ │ │ strheq r8, [r1, #-136]! @ 0xffffff78 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r5, r6, r0, lsl #21 │ │ │ │ │ + adcseq r5, r6, r0, asr sl │ │ │ │ │ smceq 5304 @ 0x14b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, #-128]! @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, #-136]! @ 0xffffff78 │ │ │ │ │ @@ -3701093,15 +3701093,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, ror #20 │ │ │ │ │ cmneq r1, r8, asr #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r6, r8, asr #16 │ │ │ │ │ cmneq r1, r8, lsr #23 │ │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ │ - smulleq r6, r0, r0, r4 │ │ │ │ │ + strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ cmneq r1, r0, ror #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r1, r8, ror #18 │ │ │ │ │ cmneq r1, r8, lsr #23 │ │ │ │ │ smceq 6288 @ 0x1890 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ smceq 6296 @ 0x1898 │ │ │ │ │ @@ -3701117,15 +3701117,15 @@ │ │ │ │ │ cmneq r1, r0, lsr #19 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmneq r1, r8, asr sl │ │ │ │ │ cmneq r1, r8, lsr #19 │ │ │ │ │ strheq r8, [r1, #-144]! @ 0xffffff70 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ strheq r8, [r1, #-152]! @ 0xffffff68 │ │ │ │ │ - smulleq r6, r0, r0, r4 │ │ │ │ │ + strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ cmneq r1, r0, lsl #20 │ │ │ │ │ cmneq r1, r0, asr #19 │ │ │ │ │ cmneq r1, r8, asr #19 │ │ │ │ │ smlalbteq r8, r0, r8, r3 │ │ │ │ │ ldrdeq r8, [r1, #-144]! @ 0xffffff70 │ │ │ │ │ strdeq r8, [r0, #-48] @ 0xffffffd0 │ │ │ │ │ ldrdeq r8, [r1, #-152]! @ 0xffffff68 │ │ │ │ │ @@ -3701293,15 +3701293,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsl #28 │ │ │ │ │ cmneq r1, r8, ror #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ cmneq r1, r8, lsl #24 │ │ │ │ │ cmneq r1, r8, lsl #21 │ │ │ │ │ - sbceq r6, r0, r0, ror #14 │ │ │ │ │ + sbceq r6, r0, r8, lsr r7 │ │ │ │ │ cmneq r1, r0, lsl #25 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r1, r8, lsl #25 │ │ │ │ │ cmneq r1, r8, lsl #24 │ │ │ │ │ @ instruction: 0x01618c90 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x01618c98 │ │ │ │ │ @@ -3701347,15 +3701347,15 @@ │ │ │ │ │ cmneq r1, r8, lsr sp │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ strdeq r8, [r1, #-208]! @ 0xffffff30 │ │ │ │ │ cmneq r1, r0, asr #26 │ │ │ │ │ cmneq r1, r8, asr #26 │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmneq r1, r0, asr sp │ │ │ │ │ - sbceq r6, r0, r0, ror #14 │ │ │ │ │ + sbceq r6, r0, r8, lsr r7 │ │ │ │ │ @ instruction: 0x01618d98 │ │ │ │ │ cmneq r1, r8, asr sp │ │ │ │ │ cmneq r1, r0, ror #26 │ │ │ │ │ @ instruction: 0x011cc8f0 │ │ │ │ │ cmneq r1, r8, ror #26 │ │ │ │ │ tsteq ip, r8, lsl r9 │ │ │ │ │ smceq 6352 @ 0x18d0 │ │ │ │ │ @@ -3703166,15 +3703166,15 @@ │ │ │ │ │ cmneq r1, r0, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #19 │ │ │ │ │ strheq sl, [r1, #-152]! @ 0xffffff68 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, asr r0 │ │ │ │ │ + adcseq r6, r6, r8, lsr #32 │ │ │ │ │ cmneq r1, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, #-144]! @ 0xffffff70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, #-152]! @ 0xffffff68 │ │ │ │ │ @@ -3703234,15 +3703234,15 @@ │ │ │ │ │ strheq sl, [r1, #-160]! @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq sl, [r1, #-168]! @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, #-160]! @ 0xffffff60 │ │ │ │ │ cmneq r1, r8, asr #21 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r1, r0, asr ip │ │ │ │ │ + adcseq r8, r1, r8, lsl #26 │ │ │ │ │ cmneq r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, #-168]! @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, ror #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, ror #21 │ │ │ │ │ @@ -3703262,15 +3703262,15 @@ │ │ │ │ │ cmneq r1, r0, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #22 │ │ │ │ │ cmneq r1, r8, lsr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r8, r5, r0, lsr r8 │ │ │ │ │ + adcseq r8, r5, r0, lsl #16 │ │ │ │ │ cmneq r1, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, ror #22 │ │ │ │ │ cmneq r1, r8, asr fp │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3705423,15 +3705423,15 @@ │ │ │ │ │ cmneq r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r1, #-192]! @ 0xffffff40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsl #26 │ │ │ │ │ cmneq r1, r0, lsl #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq r3, lr, r8, lsl lr │ │ │ │ │ + adceq r3, lr, r8, ror lr │ │ │ │ │ ldrdeq fp, [r1, #-88]! @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, asr #26 │ │ │ │ │ cmneq r1, r0, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3705468,15 +3705468,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r1, #-224]! @ 0xffffff20 │ │ │ │ │ cmneq r1, r8, lsr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ ldrsbteq r5, [pc], r8 │ │ │ │ │ cmneq r1, r8, lsl #12 │ │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ │ - strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r5, r0, r8, asr #7 │ │ │ │ │ cmneq r1, r0, asr #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r1, r8, asr #27 │ │ │ │ │ cmneq r1, r8, lsl #12 │ │ │ │ │ ldrdeq ip, [r1, #-208]! @ 0xffffff30 │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ ldrdeq ip, [r1, #-216]! @ 0xffffff28 │ │ │ │ │ @@ -3705494,15 +3705494,15 @@ │ │ │ │ │ cmneq r1, r8, lsl #28 │ │ │ │ │ umulleq r9, r1, r0, r9 │ │ │ │ │ cmneq r1, r0, asr #29 │ │ │ │ │ cmneq r1, r0, lsl lr │ │ │ │ │ cmneq r1, r8, lsl lr │ │ │ │ │ addeq r2, r0, r0, lsr r0 │ │ │ │ │ cmneq r1, r0, lsr #28 │ │ │ │ │ - strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ + sbceq r5, r0, r8, asr #7 │ │ │ │ │ cmneq r1, r8, ror #28 │ │ │ │ │ cmneq r1, r8, lsr #28 │ │ │ │ │ cmneq r1, r0, lsr lr │ │ │ │ │ tsteq r3, r8, asr #12 │ │ │ │ │ cmneq r1, r8, lsr lr │ │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ │ cmneq r1, r0, asr #28 │ │ │ │ │ @@ -3705939,15 +3705939,15 @@ │ │ │ │ │ cmneq r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsl r5 │ │ │ │ │ cmneq r1, r0, lsl r5 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r1, r6, r8, ror #5 │ │ │ │ │ + adcseq r1, r6, r8, lsl r3 │ │ │ │ │ cmneq r1, r0, ror #13 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, lsr r5 │ │ │ │ │ @@ -3707211,18 +3707211,18 @@ │ │ │ │ │ ldrdeq lr, [r1, #-136]! @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r0, ror #17 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r1, r8, asr #18 │ │ │ │ │ strdeq lr, [r1, #-128]! @ 0xffffff80 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r6, r0, ror r3 │ │ │ │ │ + adcseq r2, r6, r0, lsr #7 │ │ │ │ │ cmneq r1, r8, ror #21 │ │ │ │ │ cmneq r1, r0, ror #13 │ │ │ │ │ - sbceq r9, r2, r8, ror r3 │ │ │ │ │ + sbceq r9, r2, r0, lsr #7 │ │ │ │ │ cmneq r1, r8, lsl #18 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r1, r0, lsl r9 │ │ │ │ │ cmneq r1, r8, ror #21 │ │ │ │ │ cmneq r1, r8, lsl r9 │ │ │ │ │ addeq r2, r0, r0, lsr #2 │ │ │ │ │ cmneq r1, r0, lsr #18 │ │ │ │ │ @@ -3708436,15 +3708436,15 @@ │ │ │ │ │ msreq SPSR_c, r0, lsl #24 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ msreq SPSR_c, r8, lsl #24 │ │ │ │ │ strheq fp, [r1, #-216]! @ 0xffffff28 │ │ │ │ │ msreq SPSR_c, r0, lsl ip │ │ │ │ │ sbceq sl, r3, r0, lsr #22 │ │ │ │ │ msreq SPSR_c, r8, lsl ip │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ msreq SPSR_c, r0, lsr #24 │ │ │ │ │ sbceq sl, r3, r0, asr #23 │ │ │ │ │ msreq SPSR_c, r8, lsr #24 │ │ │ │ │ rsbeq ip, pc, r8, asr #23 │ │ │ │ │ msreq SPSR_c, r0, lsr ip │ │ │ │ │ smulleq sl, r3, r8, fp │ │ │ │ │ msreq SPSR_c, r0, asr #24 │ │ │ │ │ @@ -3708492,15 +3708492,15 @@ │ │ │ │ │ msreq SPSR_c, r0, ror #25 │ │ │ │ │ addeq r7, r0, r0, lsl ip │ │ │ │ │ strdeq pc, [r1, #-200]! @ 0xffffff38 │ │ │ │ │ msreq SPSR_c, r8, ror #25 │ │ │ │ │ strdeq pc, [r1, #-192]! @ 0xffffff40 │ │ │ │ │ addeq r7, r1, r0, ror r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ - ldrdeq r2, [r3], #200 @ 0xc8 │ │ │ │ │ + strheq r2, [r3], #192 @ 0xc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @ instruction: 0x011e5198 │ │ │ │ │ msreq SPSR_c, r8, lsl #26 │ │ │ │ │ sbceq r4, r2, r8, lsr #31 │ │ │ │ │ msreq SPSR_c, r0, lsl sp │ │ │ │ │ smlatteq sp, r8, r6, sp │ │ │ │ │ msreq SPSR_c, r8, lsl sp │ │ │ │ │ @@ -3709307,15 +3709307,15 @@ │ │ │ │ │ cmneq r2, r0, ror #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smultbeq r2, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r0, [r2, #-152]! @ 0xffffff68 │ │ │ │ │ strheq r0, [r2, #-144]! @ 0xffffff70 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - umlalseq lr, r5, r0, ip │ │ │ │ │ + adcseq lr, r5, r0, asr #25 │ │ │ │ │ strdeq r1, [r2, #-8]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smulbteq r2, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smulbteq r2, r8, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r2, #-144]! @ 0xffffff70 │ │ │ │ │ @@ -3709371,15 +3709371,15 @@ │ │ │ │ │ @ instruction: 0x01620a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smultbeq r2, r0, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r0, [r2, #-168]! @ 0xffffff58 │ │ │ │ │ strheq r0, [r2, #-160]! @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq sl, r0, r0, lsl #3 │ │ │ │ │ + adcseq sl, r0, r0, lsr #2 │ │ │ │ │ cmneq r2, r0, asr #2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smulbteq r2, r0, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r2, #-168]! @ 0xffffff58 │ │ │ │ │ ldrdeq r0, [r2, #-160]! @ 0xffffff60 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3709398,29 +3709398,29 @@ │ │ │ │ │ cmneq r2, r8, lsl #22 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r2, r0, lsl fp │ │ │ │ │ smceq 8464 @ 0x2110 │ │ │ │ │ cmneq r2, r8, lsl fp │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ cmneq r2, r0, lsr #22 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ cmneq r2, r8, lsr #22 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ cmneq r2, r8, asr #22 │ │ │ │ │ cmneq r2, r0, lsr fp │ │ │ │ │ cmneq r2, r0, asr #22 │ │ │ │ │ cmneq r2, r8, lsr fp │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq sl, r9, r0, asr #3 │ │ │ │ │ cmneq r2, r0, asr fp │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ cmneq r2, r8, asr fp │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ cmneq r2, r0, ror #22 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ smulbbeq r2, r0, fp │ │ │ │ │ cmneq r2, r8, ror #22 │ │ │ │ │ smceq 8376 @ 0x20b8 │ │ │ │ │ smceq 8368 @ 0x20b0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3710928,15 +3710928,15 @@ │ │ │ │ │ adcseq r4, lr, r8, asr r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r2, #-40]! @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsl r3 │ │ │ │ │ cmneq r2, r8, lsl #6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq lr, r4, r0, lsr #22 │ │ │ │ │ + umlalseq lr, r4, r8, sl │ │ │ │ │ cmneq r2, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsr #6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsr #6 │ │ │ │ │ @@ -3711482,15 +3711482,15 @@ │ │ │ │ │ cmneq r2, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r2, #-184]! @ 0xffffff48 │ │ │ │ │ strheq r2, [r2, #-176]! @ 0xffffff50 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r2, r0, r0, ror #28 │ │ │ │ │ + adcseq r2, r0, r0, lsr lr │ │ │ │ │ cmneq r2, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r2, #-176]! @ 0xffffff50 │ │ │ │ │ @@ -3712148,15 +3712148,15 @@ │ │ │ │ │ cmneq r2, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsr #12 │ │ │ │ │ cmneq r2, r8, lsl r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq sp, [r5], r8 │ │ │ │ │ + adcseq sp, r5, r8, asr #7 │ │ │ │ │ cmneq r2, r0, asr #14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, asr #12 │ │ │ │ │ cmneq r2, r8, lsr r6 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3712648,15 +3712648,15 @@ │ │ │ │ │ adcseq r4, lr, r0, lsl #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r2, #-216]! @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r2, #-208]! @ 0xffffff30 │ │ │ │ │ cmneq r2, r8, ror #27 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adceq sl, pc, r0, lsr #24 │ │ │ │ │ + umlaleq sl, pc, r0, ip @ │ │ │ │ │ strdeq r1, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r2, #-216]! @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsl #28 │ │ │ │ │ @@ -3713030,15 +3713030,15 @@ │ │ │ │ │ cmneq r2, r8, asr #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r2, #-48]! @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, ror #7 │ │ │ │ │ cmneq r2, r0, ror #7 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r5, [r0], r0 │ │ │ │ │ + adcseq r5, r0, r0, asr r4 │ │ │ │ │ cmneq r2, r8, asr sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r2, #-48]! @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r2, #-56]! @ 0xffffffc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsl #8 │ │ │ │ │ @@ -3714366,15 +3714366,15 @@ │ │ │ │ │ @ instruction: 0x01621e90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, asr #17 │ │ │ │ │ cmneq r2, r0, asr #17 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r0, r8, ror #30 │ │ │ │ │ + adcseq r3, r0, r8, lsr pc │ │ │ │ │ cmneq r2, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r2, #-128]! @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r2, #-136]! @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, ror #17 │ │ │ │ │ @@ -3714646,15 +3714646,15 @@ │ │ │ │ │ cmneq r2, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsl sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsr #26 │ │ │ │ │ cmneq r2, r0, lsr #26 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r3, r2, r8, lsl r6 │ │ │ │ │ + ldrshteq r3, [r2], r8 │ │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsr sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, asr #26 │ │ │ │ │ @@ -3714674,15 +3714674,15 @@ │ │ │ │ │ smceq 9688 @ 0x25d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01625d98 │ │ │ │ │ @ instruction: 0x01625d90 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - ldrshteq r7, [r5], r8 │ │ │ │ │ + adcseq r7, r5, r8, asr #5 │ │ │ │ │ cmneq r2, r0, ror #31 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ │ strheq r5, [r2, #-208]! @ 0xffffff30 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ @@ -3716379,15 +3716379,15 @@ │ │ │ │ │ cmneq r2, r0, lsl #4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, asr #16 │ │ │ │ │ cmneq r2, r8, lsr r8 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ - adcseq r6, r6, r8, lsl #4 │ │ │ │ │ + ldrsbteq r6, [r6], r8 │ │ │ │ │ cmneq r2, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, asr #16 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r0, asr r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r2, r8, asr r8 │ │ │ │ │ @@ -3745778,61 +3745778,61 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mlaeq r6, r4, r6, sp │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r4, #-48]! @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq sl, r1, r8, ror #4 │ │ │ │ │ + rsceq sl, r1, r0, lsr ip │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, ror #7 │ │ │ │ │ + strdeq r4, [r4, #-56]! @ 0xffffffc8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + rsceq sl, r1, r8, lsl ip │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq sl, r1, r0, asr r2 │ │ │ │ │ + umulleq lr, r8, r0, r9 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq lr, r8, r0, ror r9 │ │ │ │ │ + addeq lr, r8, r8, ror r9 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [r4, #-56]! @ 0xffffffc8 │ │ │ │ │ + cmneq r4, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl r4 │ │ │ │ │ + cmneq r4, r8, lsr #8 │ │ │ │ │ ... │ │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr #8 │ │ │ │ │ + cmneq r4, r0, asr #8 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr #8 │ │ │ │ │ + cmneq r4, r8, asr r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi lr, r4, r8, r3 │ │ │ │ │ + ldccc 0, cr4, [sl, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr r4 │ │ │ │ │ - addeq r2, r0, r8, asr #7 │ │ │ │ │ - rscseq r7, sl, r8, asr #22 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andeq pc, r0, r0, lsl #28 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smceq 17472 @ 0x4440 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq sl, r1, r0, asr #4 │ │ │ │ │ + rsceq sl, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r1, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ @@ -3745893,47 +3745893,53 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 17496 @ 0x4458 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, lr, r8, asr #11 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01644590 │ │ │ │ │ + addeq r2, r0, r8, asr #7 │ │ │ │ │ + rscseq r7, sl, r8, asr #22 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq pc, r0, r0, lsl #28 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r4, #-88]! @ 0xffffffa8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r2, r0, r0 │ │ │ │ │ andeq r2, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq lr, r8, r0, ror #18 │ │ │ │ │ + addeq lr, r8, r8, ror #18 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r8, ror #30 │ │ │ │ │ + addeq sp, r8, r0, ror pc │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r8, ror pc │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ - andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r8, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq fp, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r0, asr #30 │ │ │ │ │ + addeq sp, r8, r0, lsl #31 │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + andeq r0, r0, sl │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + addeq sp, r8, r8, asr #30 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq r4, r6, r8, asr lr │ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ │ @@ -3745946,619 +3745952,613 @@ │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adceq r1, ip, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x008e16b0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + @ instruction: 0x01644698 │ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ │ + rsceq r9, r2, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ │ + andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addeq r1, lr, r0, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01644698 │ │ │ │ │ + cmneq r4, r8, asr #13 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq r9, r2, r0, lsl r0 │ │ │ │ │ + rsceq r9, r2, r0, asr r0 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ - andeq r0, r0, r5, lsr r0 │ │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ addseq ip, r6, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr #13 │ │ │ │ │ + strdeq r4, [r4, #-104]! @ 0xffffff98 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq r9, r2, r0, asr r0 │ │ │ │ │ + smlaleq r9, r2, r0, r0 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ │ + andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ adceq r1, ip, r0, ror lr │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @ instruction: 0x008e16b0 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [r4, #-104]! @ 0xffffff98 │ │ │ │ │ + cmneq r4, r8, lsr #14 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - smlaleq r9, r2, r0, r0 │ │ │ │ │ + ldrdeq r9, [r2], #0 @ │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ │ + andeq r0, r0, fp, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strheq r4, [r4, #-96]! @ 0xffffffa0 │ │ │ │ │ + cmneq r4, r0, ror #13 │ │ │ │ │ ... │ │ │ │ │ - eoreq r0, sl, r9 │ │ │ │ │ + eoreq r0, fp, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr #14 │ │ │ │ │ + cmneq r4, r8, asr r7 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - ldrdeq r9, [r2], #0 @ │ │ │ │ │ + rsceq r9, r2, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ - andeq r0, r0, fp, lsr #32 │ │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r4, [fp, #-248] @ 0xffffff08 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr #14 │ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ │ - rsceq r9, r2, r0, lsl r1 │ │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr r7 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r8, asr r4 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ smceq 17520 @ 0x4470 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ rsceq r9, r2, r0, asr r1 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, asr r4 │ │ │ │ │ + ldccc 0, cr4, [sl, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r0, lsr #15 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r0, lsr sl │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r4, #-120]! @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, ror #8 │ │ │ │ │ + ldccc 0, cr4, [sl, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, ror #15 │ │ │ │ │ + ldrdeq r4, [r4, #-112]! @ 0xffffff90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, ror #8 │ │ │ │ │ + ldccc 0, cr4, [sl, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq r4, r8, ror #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, ror #29 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ + ldccc 0, cr4, [sl, #944]! @ 0x3b0 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl #16 │ │ │ │ │ + cmneq r4, r8, lsl r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ smlaleq r9, r2, r0, r1 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + addeq r1, lr, r8, ror #10 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsl r8 │ │ │ │ │ + cmneq r4, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi lr, r4, r0, r4 │ │ │ │ │ + ldccc 1, cr4, [sl, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr r8 │ │ │ │ │ + cmneq r4, r8, asr #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi lr, r4, r8, r4 │ │ │ │ │ + ldccc 1, cr4, [sl, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr #16 │ │ │ │ │ + cmneq r4, r0, ror #16 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, asr #9 │ │ │ │ │ + ldccc 1, cr4, [sl, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, ror #16 │ │ │ │ │ + smceq 17544 @ 0x4488 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdmi lr, [r4], #64 @ 0x40 │ │ │ │ │ + ldccc 1, cr4, [sl, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01644890 │ │ │ │ │ + cmneq r4, r8, lsr #17 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r8, lsl r5 │ │ │ │ │ + ldccc 1, cr4, [sl, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, asr #19 │ │ │ │ │ + addeq sp, r8, r8, asr #19 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr #17 │ │ │ │ │ - smceq 17544 @ 0x4488 │ │ │ │ │ + ldrdeq r4, [r4, #-136]! @ 0xffffff78 │ │ │ │ │ + @ instruction: 0x01644890 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, r5, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, lsl #20 │ │ │ │ │ + addeq sp, r8, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [r4, #-128]! @ 0xffffff80 │ │ │ │ │ - cmneq r4, r8, lsr #17 │ │ │ │ │ + cmneq r4, r8, lsl #18 │ │ │ │ │ + cmneq r4, r0, asr #17 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, ip, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, asr #20 │ │ │ │ │ + addeq sp, r8, r8, asr #20 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr #18 │ │ │ │ │ - ldrdeq r4, [r4, #-136]! @ 0xffffff78 │ │ │ │ │ + cmneq r4, r8, lsr r9 │ │ │ │ │ + strdeq r4, [r4, #-128]! @ 0xffffff80 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, sl, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, lsl #21 │ │ │ │ │ + addeq sp, r8, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr r9 │ │ │ │ │ - cmneq r4, r8, lsl #18 │ │ │ │ │ + cmneq r4, r8, ror #18 │ │ │ │ │ + cmneq r4, r0, lsr #18 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, fp, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, asr #21 │ │ │ │ │ + addeq sp, r8, r8, asr #21 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl #19 │ │ │ │ │ - cmneq r4, r8, lsr r9 │ │ │ │ │ + @ instruction: 0x01644998 │ │ │ │ │ + cmneq r4, r0, asr r9 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, ip, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, lsl #22 │ │ │ │ │ + addeq sp, r8, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq r4, [r4, #-144]! @ 0xffffff70 │ │ │ │ │ - cmneq r4, r8, ror #18 │ │ │ │ │ + cmneq r4, r8, asr #19 │ │ │ │ │ + cmneq r4, r0, lsl #19 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, sl, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq r1, lr, r8, ror #10 │ │ │ │ │ + strdeq sl, [r1], #184 @ 0xb8 @ │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr #19 │ │ │ │ │ - @ instruction: 0x01644998 │ │ │ │ │ + cmneq r4, r0, ror #19 │ │ │ │ │ + strheq r4, [r4, #-144]! @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, pc, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, ror #19 │ │ │ │ │ + strdeq r4, [r4, #-152]! @ 0xffffff68 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi lr, r4, r4, ror #13 │ │ │ │ │ + ldccc 3, cr4, [sl, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl sl │ │ │ │ │ - cmneq r4, r8, asr #19 │ │ │ │ │ + cmneq r4, r8, lsr #20 │ │ │ │ │ + cmneq r4, r0, ror #19 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, pc, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, asr #22 │ │ │ │ │ + addeq sp, r8, r8, asr #22 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr #20 │ │ │ │ │ - strdeq r4, [r4, #-152]! @ 0xffffff68 │ │ │ │ │ - ... │ │ │ │ │ - eoreq r0, pc, sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r0, asr #20 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrdeq r9, [r2], #16 @ │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r8, asr sl │ │ │ │ │ + cmneq r4, r0, lsl sl │ │ │ │ │ + ... │ │ │ │ │ + eoreq r0, pc, sl │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + smceq 17568 @ 0x44a0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, ror #14 │ │ │ │ │ + ldccc 3, cr4, [sl, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smceq 17568 @ 0x44a0 │ │ │ │ │ + cmneq r4, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsl #15 │ │ │ │ │ + ldccc 4, cr4, [sl, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsl #21 │ │ │ │ │ + cmneq r4, r0, lsr #21 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - strhmi lr, [r4], #116 @ 0x74 │ │ │ │ │ + ldccc 4, cr4, [sl, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr #21 │ │ │ │ │ + strheq r4, [r4, #-168]! @ 0xffffff58 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq r4, [r4, #-168]! @ 0xffffff58 │ │ │ │ │ + ldrdeq r4, [r4, #-160]! @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [r4, #-160]! @ 0xffffff60 │ │ │ │ │ + cmneq r4, r8, ror #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdmi lr, [r4], #124 @ 0x7c │ │ │ │ │ + ldccc 4, cr4, [sl, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, ror #21 │ │ │ │ │ + cmneq r4, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsl #16 │ │ │ │ │ + ldccc 4, cr4, [sl, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl #22 │ │ │ │ │ + cmneq r4, r8, lsl fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsl #16 │ │ │ │ │ + ldccc 4, cr4, [sl, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsl fp │ │ │ │ │ + cmneq r4, r0, lsr fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, lsr #16 │ │ │ │ │ + ldccc 4, cr4, [sl, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr fp │ │ │ │ │ + cmneq r4, r8, asr #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr #22 │ │ │ │ │ + cmneq r4, r0, ror #22 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, ror #22 │ │ │ │ │ + smceq 17592 @ 0x44b8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smceq 17592 @ 0x44b8 │ │ │ │ │ + @ instruction: 0x01644b90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01644b90 │ │ │ │ │ + cmneq r4, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, lsr r8 │ │ │ │ │ + ldccc 4, cr4, [sl, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr #23 │ │ │ │ │ + cmneq r4, r0, asr #23 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r8, asr r8 │ │ │ │ │ + ldccc 4, cr4, [sl, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr #23 │ │ │ │ │ + ldrdeq r4, [r4, #-184]! @ 0xffffff48 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, ror #16 │ │ │ │ │ + ldccc 4, cr4, [sl, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [r4, #-184]! @ 0xffffff48 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, ror r8 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r4, #-176]! @ 0xffffff50 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ rsceq r9, r2, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + ldccc 4, cr4, [sl, #1008]! @ 0x3f0 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq r4, r0, lsr #24 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr #24 │ │ │ │ │ + cmneq r4, r8, lsr ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr ip │ │ │ │ │ + cmneq r4, r0, asr ip │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi lr, r4, r4, lsl #17 │ │ │ │ │ + ldccc 5, cr4, [sl, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr ip │ │ │ │ │ - cmneq r4, r0, lsr #24 │ │ │ │ │ + cmneq r4, r8, ror #24 │ │ │ │ │ + cmneq r4, r8, lsr ip │ │ │ │ │ ... │ │ │ │ │ eoreq r0, r5, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl #25 │ │ │ │ │ + @ instruction: 0x01644c98 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r4, asr #17 │ │ │ │ │ + ldccc 5, cr4, [sl, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - addeq sp, r8, r0, lsl #23 │ │ │ │ │ + addeq sp, r8, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01644c98 │ │ │ │ │ - cmneq r4, r8, ror #24 │ │ │ │ │ + strheq r4, [r4, #-192]! @ 0xffffff40 │ │ │ │ │ + cmneq r4, r0, lsl #25 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, lr, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq r4, [r4, #-192]! @ 0xffffff40 │ │ │ │ │ + cmneq r4, r8, asr #25 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsr #18 │ │ │ │ │ + ldccc 5, cr4, [sl, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr #25 │ │ │ │ │ + cmneq r4, r0, ror #25 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r0, lsr r9 │ │ │ │ │ + ldccc 5, cr4, [sl, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, ror #25 │ │ │ │ │ + strdeq r4, [r4, #-200]! @ 0xffffff38 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [r4, #-200]! @ 0xffffff38 │ │ │ │ │ + cmneq r4, r0, lsl sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl sp │ │ │ │ │ + cmneq r4, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r8, lsr r9 │ │ │ │ │ + ldccc 5, cr4, [sl, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr #26 │ │ │ │ │ + cmneq r4, r0, asr #26 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, asr #18 │ │ │ │ │ + ldccc 5, cr4, [sl, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr #26 │ │ │ │ │ + cmneq r4, r8, asr sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr sp │ │ │ │ │ + smceq 17616 @ 0x44d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smceq 17616 @ 0x44d0 │ │ │ │ │ + cmneq r4, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsl #27 │ │ │ │ │ + cmneq r4, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr #27 │ │ │ │ │ + strheq r4, [r4, #-216]! @ 0xffffff28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, asr #18 │ │ │ │ │ + ldccc 5, cr4, [sl, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq r4, [r4, #-216]! @ 0xffffff28 │ │ │ │ │ + ldrdeq r4, [r4, #-208]! @ 0xffffff30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, asr #18 │ │ │ │ │ + ldccc 5, cr4, [sl, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq r4, [r4, #-208]! @ 0xffffff30 │ │ │ │ │ + cmneq r4, r8, ror #27 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, ror #27 │ │ │ │ │ + cmneq r4, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl #28 │ │ │ │ │ + cmneq r4, r8, lsl lr │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi lr, r4, r0, asr r9 │ │ │ │ │ + ldccc 5, cr4, [sl, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr lr │ │ │ │ │ - cmneq r4, r8, ror #27 │ │ │ │ │ + cmneq r4, r8, asr #28 │ │ │ │ │ + cmneq r4, r0, lsl #28 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r3, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - addeq sp, r8, r0, asr #23 │ │ │ │ │ + addeq sp, r8, r8, asr #23 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr #28 │ │ │ │ │ + cmneq r4, r0, ror #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi lr, r4, r4, r9 │ │ │ │ │ + ldccc 6, cr4, [sl, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, ror #28 │ │ │ │ │ + smceq 17640 @ 0x44e8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r4, asr #19 │ │ │ │ │ + ldccc 6, cr4, [sl, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smceq 17640 @ 0x44e8 │ │ │ │ │ + @ instruction: 0x01644e90 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01644e90 │ │ │ │ │ + cmneq r4, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr #29 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - strdmi lr, [r4], #148 @ 0x94 │ │ │ │ │ - andeq r0, r0, lr, lsr #32 │ │ │ │ │ - andeq r0, r0, lr, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmneq r4, r0, asr #29 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ rsceq r9, r2, r8, lsl r2 │ │ │ │ │ andeq r0, r0, pc, asr r0 │ │ │ │ │ andeq r0, r0, pc, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r4, #-232]! @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsr #20 │ │ │ │ │ + ldccc 6, cr4, [sl, #496]! @ 0x1f0 │ │ │ │ │ + andeq r0, r0, lr, lsr #32 │ │ │ │ │ + andeq r0, r0, lr, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + strdeq r4, [r4, #-224]! @ 0xffffff20 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldccc 6, cr4, [sl, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq r4, [r4, #-224]! @ 0xffffff20 │ │ │ │ │ + cmneq r4, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsr #20 │ │ │ │ │ + ldccc 6, cr4, [sl, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsl #30 │ │ │ │ │ + cmneq r4, r0, lsr #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, asr #20 │ │ │ │ │ + ldccc 6, cr4, [sl, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsr #30 │ │ │ │ │ + cmneq r4, r8, lsr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, asr sl │ │ │ │ │ + ldccc 6, cr4, [sl, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, lsr pc │ │ │ │ │ + cmneq r4, r0, asr pc │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, asr pc │ │ │ │ │ + cmneq r4, r8, ror #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, ror #30 │ │ │ │ │ + cmneq r4, r0, lsl #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, lsl #31 │ │ │ │ │ + @ instruction: 0x01644f98 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x01644f98 │ │ │ │ │ + strheq r4, [r4, #-240]! @ 0xffffff10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r8, asr sl │ │ │ │ │ + ldccc 6, cr4, [sl, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq r4, [r4, #-240]! @ 0xffffff10 │ │ │ │ │ + cmneq r4, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r8, lsl #21 │ │ │ │ │ + ldccc 7, cr4, [sl, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r8, asr #31 │ │ │ │ │ + cmneq r4, r0, ror #31 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi lr, r4, r0, sl │ │ │ │ │ + ldccc 7, cr4, [sl, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq r4, r0, ror #31 │ │ │ │ │ + cmneq fp, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsr #21 │ │ │ │ │ + ldccc 7, cr4, [sl, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - strhmi lr, [r4], #164 @ 0xa4 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ ... │ │ │ │ │ andeq r0, lr, r0, lsl #23 │ │ │ │ │ cmneq r4, r0 │ │ │ │ │ cmneq r4, r0, lsl r0 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ cmneq r4, r8, asr #4 │ │ │ │ │ @@ -3779395,15 +3779395,15 @@ │ │ │ │ │ cmneq r6, r0, lsr #2 │ │ │ │ │ cmneq r6, r8, lsl r1 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq sp, sl, r8, lsr #2 │ │ │ │ │ cmneq r6, r8, lsr #2 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ cmneq r6, r0, lsr r1 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ cmneq r6, r8, lsr r1 │ │ │ │ │ addeq r5, r1, r8, lsl #20 │ │ │ │ │ cmneq r6, r0, asr #2 │ │ │ │ │ adcseq fp, lr, r8, asr #10 │ │ │ │ │ cmneq r6, r8, asr #2 │ │ │ │ │ adcseq sl, sp, r8, asr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ @@ -3804831,15 +3804831,15 @@ │ │ │ │ │ cmneq r7, r8, lsl #29 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ @ instruction: 0x0167de90 │ │ │ │ │ strheq r0, [r1], #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x0167de98 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ cmneq r7, r0, lsr #29 │ │ │ │ │ - adcseq ip, pc, r8, ror #8 │ │ │ │ │ + adcseq ip, pc, r0, asr #8 │ │ │ │ │ cmneq r7, r8, lsr #29 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ strheq sp, [r7, #-224]! @ 0xffffff20 │ │ │ │ │ smlabteq lr, r8, r4, r2 │ │ │ │ │ strheq sp, [r7, #-232]! @ 0xffffff18 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ cmneq r7, r0, asr #29 │ │ │ │ │ @@ -3818659,29 +3818659,29 @@ │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r0, ror #12 │ │ │ │ │ cmneq r8, r8, lsr #13 │ │ │ │ │ sbcseq ip, r4, r8, asr sl │ │ │ │ │ strheq fp, [r8, #-96]! @ 0xffffffa0 │ │ │ │ │ - sbceq r1, r1, r0, lsr r5 │ │ │ │ │ + sbceq r1, r1, r8, lsl #10 │ │ │ │ │ strheq fp, [r8, #-104]! @ 0xffffff98 │ │ │ │ │ sbcseq r2, r4, r0, lsl #11 │ │ │ │ │ ldrdeq fp, [r8, #-104]! @ 0xffffff98 │ │ │ │ │ cmneq r8, r0, asr #13 │ │ │ │ │ ldrdeq fp, [r8, #-96]! @ 0xffffffa0 │ │ │ │ │ cmneq r8, r8, asr #13 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r8, lsr #12 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ subeq r9, r9, r0, ror #12 │ │ │ │ │ cmneq r8, r0, ror #13 │ │ │ │ │ sbceq ip, r1, r0, lsl #26 │ │ │ │ │ cmneq r8, r8, ror #13 │ │ │ │ │ - adcseq r9, fp, r0, ror #4 │ │ │ │ │ + adcseq r9, fp, r8, lsr r2 │ │ │ │ │ strdeq fp, [r8, #-96]! @ 0xffffffa0 │ │ │ │ │ sbceq r7, r2, r8, lsr #16 │ │ │ │ │ strdeq fp, [r8, #-104]! @ 0xffffff98 │ │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ │ cmneq r8, r0, lsl #14 │ │ │ │ │ sbceq sl, r2, r8, lsr #26 │ │ │ │ │ cmneq r8, r0, lsr #14 │ │ │ │ │ @@ -3835945,15 +3835945,15 @@ │ │ │ │ │ strheq ip, [r9, #-72]! @ 0xffffffb8 │ │ │ │ │ strheq ip, [r9, #-64]! @ 0xffffffc0 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ rscseq fp, sl, r0, asr r9 │ │ │ │ │ cmneq r9, r0, asr #9 │ │ │ │ │ sbceq ip, r1, r8, ror r8 │ │ │ │ │ cmneq r9, r8, asr #9 │ │ │ │ │ - sbceq r1, r1, r0, ror #24 │ │ │ │ │ + sbceq r1, r1, r8, lsl #25 │ │ │ │ │ ldrdeq ip, [r9, #-64]! @ 0xffffffc0 │ │ │ │ │ rscseq r7, r9, r8, lsr #31 │ │ │ │ │ ldrdeq ip, [r9, #-72]! @ 0xffffffb8 │ │ │ │ │ smulleq r3, r3, r0, r4 @ │ │ │ │ │ cmneq r9, r0, ror #9 │ │ │ │ │ sbceq sl, r3, r8, lsr ip │ │ │ │ │ cmneq r9, r8, ror #9 │ │ │ │ │ @@ -3869437,123 +3869437,123 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ muleq r8, r6, fp │ │ │ │ │ cmneq fp, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + ldccc 7, cr4, [sl, #240]! @ 0xf0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq fp, r8, lsr r0 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsr r0 │ │ │ │ │ + qdsubeq sp, r0, fp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - qdsubeq sp, r0, fp │ │ │ │ │ + cmneq fp, r8, rrx │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - strhmi lr, [r4], #172 @ 0xac │ │ │ │ │ + ldccc 7, cr4, [sl, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, rrx │ │ │ │ │ - cmneq fp, r8, lsr r0 │ │ │ │ │ + cmneq fp, r0, lsl #1 │ │ │ │ │ + qdsubeq sp, r0, fp │ │ │ │ │ ... │ │ │ │ │ eoreq r0, ip, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r0, lsl #1 │ │ │ │ │ + strheq sp, [fp, #-0]! │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - strdmi lr, [r4], #172 @ 0xac │ │ │ │ │ + ldccc 7, cr4, [sl, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - strheq sp, [fp, #-0]! │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsr #22 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r5, r4, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, asr #1 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsr fp │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldccc 7, cr4, [sl, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, ror #1 │ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ │ - sbcmi lr, r4, ip, lsr fp │ │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + ldccc 7, cr4, [sl, #752]! @ 0x2f0 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [fp, #-8]! │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r8, ror #30 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, lsl r1 │ │ │ │ │ - cmneq fp, r8, asr #1 │ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ │ + ldccc 7, cr4, [sl, #784]! @ 0x310 │ │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq fp, r8, lsr #2 │ │ │ │ │ + strdeq sp, [fp, #-8]! │ │ │ │ │ ... │ │ │ │ │ eoreq r0, r6, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsr #2 │ │ │ │ │ + cmneq fp, r0, asr #2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, ror fp │ │ │ │ │ + ldccc 8, cr4, [sl, #16]! │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, asr r1 │ │ │ │ │ + smceq 48400 @ 0xbd10 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsr #23 │ │ │ │ │ + ldccc 8, cr4, [sl, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - addeq sp, r8, r8, asr #23 │ │ │ │ │ + ldrdeq sp, [r8], r0 │ │ │ │ │ andeq r0, r0, pc, asr r0 │ │ │ │ │ andeq r0, r0, pc, asr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - smceq 48400 @ 0xbd10 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsr #24 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, lsl #3 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addeq r1, lr, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, lsr #3 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r4, asr ip │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldccc 8, cr4, [sl, #720]! @ 0x2d0 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq sp, [fp, #-24]! @ 0xffffffe8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addeq r1, lr, r8, ror r4 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [fp, #-16]! │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + ldccc 8, cr4, [sl, #880]! @ 0x370 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, ror #3 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq r6, r8, lsl sp │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r6, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3869567,65 +3869567,65 @@ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @ instruction: 0x008e14b8 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, ror ip │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, asr #4 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ strdeq r1, [lr], r8 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, ror #4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsr #25 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x3dba4904 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 48424 @ 0xbd28 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addseq r4, r6, r8, asr lr │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x016bd290 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, ip, lsr #25 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ + @ instruction: 0x3dba492c │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, lsr #5 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @ instruction: 0x008e13b8 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, asr #5 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, asr #25 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ + @ instruction: 0x3dba4934 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [fp, #-40]! @ 0xffffffd8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq r6, r8, lsr #6 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r6, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [fp, #-32]! @ 0xffffffe0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007fb298 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ + @ instruction: 0x3dba4948 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, lsl #6 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ strdeq r1, [lr], r8 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3869639,17 +3869639,17 @@ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addeq r1, lr, r8, lsr r5 │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, asr r3 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ + @ instruction: 0x007fb298 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, ror #6 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r8, asr r5 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, pc, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3869663,111 +3869663,111 @@ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @ instruction: 0x014b4e98 │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq sp, [fp, #-48]! @ 0xffffffd0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdmi lr, [r4], #192 @ 0xc0 │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, asr #7 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, ror #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdmi lr, [r4], #200 @ 0xc8 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ │ + @ instruction: 0x3dba4958 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [fp, #-56]! @ 0xffffffc8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r3, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, lsl r4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r0, lsl #26 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ │ + @ instruction: 0x3dba4980 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, lsr #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ cmpeq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, asr #8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi lr, r4, r4, lsl sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ + @ instruction: 0x3dba4988 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r8, asr r4 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ hvceq 46232 @ 0xb498 │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ smceq 48448 @ 0xbd40 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + @ instruction: 0x3dba499c │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq fp, r8, lsl #9 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsl #9 │ │ │ │ │ + cmneq fp, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r0, lsr #9 │ │ │ │ │ + strheq sp, [fp, #-72]! @ 0xffffffb8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi lr, r4, r4, lsr #26 │ │ │ │ │ + @ instruction: 0x3dba49ac │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strheq sp, [fp, #-72]! @ 0xffffffb8 │ │ │ │ │ - cmneq fp, r8, lsl #9 │ │ │ │ │ + ldrdeq sp, [fp, #-64]! @ 0xffffffc0 │ │ │ │ │ + cmneq fp, r0, lsr #9 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, r5, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sp, [fp, #-64]! @ 0xffffffc0 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, r4, ror #26 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r0, lsl #10 │ │ │ │ │ + cmneq fp, r8, ror #9 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ smlaltbeq r4, fp, r8, pc @ │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq fp, r8, lsl r5 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + @ instruction: 0x3dba49ec │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq sl, r1, r8, lsl #4 │ │ │ │ │ + rsceq sl, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsl r5 │ │ │ │ │ - cmneq fp, r8, ror #9 │ │ │ │ │ + cmneq fp, r8, lsr #11 │ │ │ │ │ + cmneq fp, r0, lsl #10 │ │ │ │ │ ... │ │ │ │ │ eoreq r0, pc, sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsr #11 │ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ │ - sbcmi lr, r4, ip, asr #27 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq r6, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ @@ -3869793,128 +3869793,129 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlalbbeq r4, fp, r8, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq fp, r0, asr #11 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - ldrdmi lr, [r4], #220 @ 0xdc │ │ │ │ │ + @ instruction: 0x3dba4a54 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrdeq sp, [fp, #-88]! @ 0xffffffa8 │ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ │ + @ instruction: 0x3dba4a64 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrdeq sp, [fp, #-88]! @ 0xffffffa8 │ │ │ │ │ + strdeq sp, [fp, #-80]! @ 0xffffffb0 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi pc, r4, r8, asr r7 @ │ │ │ │ │ + ldccc 3, cr5, [sl, #896]! @ 0x380 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsl #12 │ │ │ │ │ - cmneq fp, r0, asr #11 │ │ │ │ │ + cmneq fp, r0, lsr #12 │ │ │ │ │ + ldrdeq sp, [fp, #-88]! @ 0xffffffa8 │ │ │ │ │ ... │ │ │ │ │ ldreq r0, [r8], -sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - @ instruction: 0x014b4e98 │ │ │ │ │ + cmpeq fp, r8, asr pc │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsr r6 │ │ │ │ │ - strdeq sp, [fp, #-80]! @ 0xffffffb0 │ │ │ │ │ + cmneq fp, r0, asr r6 │ │ │ │ │ + cmneq fp, r8, lsl #12 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, pc, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - ldrdeq r4, [fp, #-232] @ 0xffffff18 │ │ │ │ │ + @ instruction: 0x014b4f98 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, ror #12 │ │ │ │ │ - cmneq fp, r0, lsr #12 │ │ │ │ │ + cmneq fp, r0, lsl #13 │ │ │ │ │ + cmneq fp, r8, lsr r6 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, sp, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - cmpeq r6, r8, lsl sp │ │ │ │ │ + rsceq sl, r1, r8, lsl #4 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r6, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x016bd698 │ │ │ │ │ - cmneq fp, r0, asr r6 │ │ │ │ │ + strheq sp, [fp, #-96]! @ 0xffffffa0 │ │ │ │ │ + cmneq fp, r8, ror #12 │ │ │ │ │ ... │ │ │ │ │ ldrbeq r0, [r6], -sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - cmpeq fp, r8, lsl pc │ │ │ │ │ + rsbseq r6, sp, r0, lsl #27 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, asr #13 │ │ │ │ │ - cmneq fp, r0, lsl #13 │ │ │ │ │ + cmneq fp, r0, ror #13 │ │ │ │ │ + @ instruction: 0x016bd698 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, fp, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - cmpeq fp, r8, asr pc │ │ │ │ │ + rsbseq r6, sp, r0, asr #27 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - strdeq sp, [fp, #-104]! @ 0xffffff98 │ │ │ │ │ - strheq sp, [fp, #-96]! @ 0xffffffa0 │ │ │ │ │ + cmneq fp, r0, lsl r7 │ │ │ │ │ + cmneq fp, r8, asr #13 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, r7, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq fp, r1, r8, lsr #28 │ │ │ │ │ + @ instruction: 0x014b4e98 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsr #14 │ │ │ │ │ - cmneq fp, r0, ror #13 │ │ │ │ │ + cmneq fp, r0, asr #14 │ │ │ │ │ + strdeq sp, [fp, #-104]! @ 0xffffff98 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, pc, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq fp, r1, r8, ror #28 │ │ │ │ │ + ldrdeq r4, [fp, #-232] @ 0xffffff18 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, asr r7 │ │ │ │ │ - cmneq fp, r0, lsl r7 │ │ │ │ │ + smceq 48496 @ 0xbd70 │ │ │ │ │ + cmneq fp, r8, lsr #14 │ │ │ │ │ ... │ │ │ │ │ eorseq r0, sp, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - cmpeq r6, r8, lsr #6 │ │ │ │ │ + @ instruction: 0x007d6390 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r6, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r8, lsl #15 │ │ │ │ │ - cmneq fp, r0, asr #14 │ │ │ │ │ + cmneq fp, r0, lsr #15 │ │ │ │ │ + cmneq fp, r8, asr r7 │ │ │ │ │ ... │ │ │ │ │ - ldrbeq r0, [r6], -sl │ │ │ │ │ + ldrbeq pc, [r6], -sl, lsl #24 @ │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq fp, r1, r8, lsr #29 │ │ │ │ │ + cmpeq fp, r8, lsl pc │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq fp, r0, lsr #15 │ │ │ │ │ - smceq 48496 @ 0xbd70 │ │ │ │ │ - ... │ │ │ │ │ - eorseq r2, r7, sl │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ strheq sp, [fp, #-120]! @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrdeq r0, [r0, #-120] @ 0xffffff88 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [fp, #-112]! @ 0xffffff90 │ │ │ │ │ @@ -3870567,16 +3870568,14 @@ │ │ │ │ │ msreq SPSR_c, r0, lsl r4 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r0, lsr #2 │ │ │ │ │ smlatteq pc, r0, sl, fp │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r0, asr #8 @ │ │ │ │ │ cmpeq r7, r8, lsl #9 @ │ │ │ │ │ - sbceq sl, r0, r8, lsl #30 │ │ │ │ │ - cmpeq sl, r0, ror r8 │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r3, r0, lsl r7 │ │ │ │ │ strdeq r8, [lr, -r8] │ │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ │ cmpeq r6, r0, lsr r5 │ │ │ │ │ ldrsbeq sl, [lr, #-24] @ 0xffffffe8 │ │ │ │ │ @@ -3870747,15 +3870746,15 @@ │ │ │ │ │ tsteq r4, r0, lsr sp │ │ │ │ │ sbceq r9, r3, r8, lsl #10 │ │ │ │ │ tsteq r6, r8, ror #7 │ │ │ │ │ sbceq r9, r0, r0, lsr #2 │ │ │ │ │ @ instruction: 0x015a2790 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r8, asr pc │ │ │ │ │ - strdeq r7, [r0, #-144]! @ 0xffffff70 │ │ │ │ │ + ldrsbeq ip, [fp, #-200] @ 0xffffff38 │ │ │ │ │ sbceq r7, r0, r0, ror #9 │ │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ │ ldrsheq r2, [r0, -r8]! │ │ │ │ │ ldrdeq r0, [r1, #-144]! @ 0xffffff70 │ │ │ │ │ teqeq r0, r8, asr #22 │ │ │ │ │ cmpeq r7, r8, asr sl │ │ │ │ │ ldrsbteq r5, [fp], #40 @ 0x28 │ │ │ │ │ @@ -3870798,15 +3870797,15 @@ │ │ │ │ │ cmpeq r4, r0, ror #23 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r3, r8, lsl #25 │ │ │ │ │ cmpeq r9, r8, ror sl │ │ │ │ │ rscseq r0, fp, r0, lsl #6 │ │ │ │ │ @ instruction: 0x010ce298 │ │ │ │ │ sbceq r4, r0, r8, ror #23 │ │ │ │ │ - cmpeq r6, r0, rrx │ │ │ │ │ + ldrsheq pc, [sl, #-24] @ 0xffffffe8 @ │ │ │ │ │ ... │ │ │ │ │ rscseq sl, r9, r0, lsl #6 │ │ │ │ │ tsteq lr, r0, asr #22 │ │ │ │ │ @ instruction: 0x010c1198 │ │ │ │ │ tsteq r6, r8, ror #19 │ │ │ │ │ cmpeq r6, r8, ror #28 │ │ │ │ │ cmpeq r9, r0, lsl lr │ │ │ │ │ @@ -3870921,18 +3870920,16 @@ │ │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ │ smullseq r4, r4, r8, fp @ │ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ sbceq r9, r0, r8, lsl #30 │ │ │ │ │ tsteq lr, r8, lsl #9 @ │ │ │ │ │ teqeq r0, r0, asr #28 │ │ │ │ │ cmpeq r5, r8, ror #11 │ │ │ │ │ - sbceq r8, r0, r0, lsr r5 │ │ │ │ │ - cmpeq r9, r8, lsl #24 │ │ │ │ │ sbceq r4, r0, r0, ror #19 │ │ │ │ │ - cmpeq sl, r0, ror r8 │ │ │ │ │ + cmpeq sl, r0, ror #7 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r8, lsr #21 │ │ │ │ │ tsteq ip, r0, lsl #4 │ │ │ │ │ ... │ │ │ │ │ cmpeq r4, r0, ror #4 │ │ │ │ │ cmpeq r3, r0, lsr r4 │ │ │ │ │ ... │ │ │ │ │ @@ -3870949,18 +3870946,17 @@ │ │ │ │ │ tsteq pc, r8, ror #5 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r0, asr r8 │ │ │ │ │ ldrheq r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r3, r8 │ │ │ │ │ smulbbeq r1, r8, r0 │ │ │ │ │ - sbceq r6, r2, r8, lsl r9 │ │ │ │ │ - ldrheq sl, [r2, #-152] @ 0xffffff68 │ │ │ │ │ sbceq r5, r0, r8, ror #13 │ │ │ │ │ tsteq r6, r8, ror #1 @ │ │ │ │ │ + ... │ │ │ │ │ cmpeq r6, r0, ror #19 │ │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ │ sbceq r9, r0, r0, asr #18 │ │ │ │ │ tsteq r5, r0, lsl #21 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r8, asr #27 │ │ │ │ │ cmpeq fp, r8, asr #19 │ │ │ │ │ @@ -3871016,15 +3871012,15 @@ │ │ │ │ │ cmpeq r0, r0, lsl #26 │ │ │ │ │ ldrsheq sl, [pc, #-192] @ 16c6eb4 <__bss_end__@@Base+0xfc9804> │ │ │ │ │ cmpeq r6, r0, asr #18 │ │ │ │ │ tsteq r6, r0, ror #16 @ │ │ │ │ │ sbceq sl, r0, r8, lsl #5 │ │ │ │ │ @ instruction: 0x01127c98 │ │ │ │ │ sbceq r6, r0, r8, asr #2 │ │ │ │ │ - tsteq r2, r0, asr #11 │ │ │ │ │ + cmpeq sl, r8, ror #19 │ │ │ │ │ sbceq r8, r0, r8, asr #7 │ │ │ │ │ smlabbeq sp, r8, r6, pc @ │ │ │ │ │ rscseq ip, sl, r8, lsr r7 │ │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ │ sbceq r9, r0, r0, lsr r0 │ │ │ │ │ @ instruction: 0x01618a90 │ │ │ │ │ smullseq r8, r4, r0, r9 │ │ │ │ │ @@ -3871039,17 +3871035,14 @@ │ │ │ │ │ ... │ │ │ │ │ sbceq r1, r2, r8, ror r3 │ │ │ │ │ @ instruction: 0x0159bf98 │ │ │ │ │ ... │ │ │ │ │ sbcseq r9, r4, r0, lsr #12 │ │ │ │ │ @ instruction: 0x01122ed8 │ │ │ │ │ ... │ │ │ │ │ - strheq r4, [r0], #232 @ 0xe8 │ │ │ │ │ - cmpeq sp, r8, lsr #7 │ │ │ │ │ - ... │ │ │ │ │ sbceq r2, r3, r8, lsl #15 │ │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ │ ... │ │ │ │ │ smlalseq r8, fp, r8, r1 │ │ │ │ │ cmpeq r8, r0, lsl #20 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8, lsl lr │ │ │ │ │ @@ -3871180,27 +3871173,29 @@ │ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r0, r8, ror #23 │ │ │ │ │ ldrsbeq lr, [r7, #-144] @ 0xffffff70 │ │ │ │ │ ... │ │ │ │ │ sbcseq r9, r4, r0, ror #29 │ │ │ │ │ tsteq r5, r8, lsr sp │ │ │ │ │ + sbceq r2, r3, r8, asr #17 │ │ │ │ │ + cmneq r0, r8, lsr #19 │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r0, r0, ror r1 │ │ │ │ │ cmpeq sp, r8, asr ip │ │ │ │ │ sbceq r7, r0, r0, lsr #17 │ │ │ │ │ msreq (UNDEF: 97), r0 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r0, r8, ror r8 │ │ │ │ │ tsteq r1, r0, lsl #22 │ │ │ │ │ sbceq r9, r3, r0, lsl #31 │ │ │ │ │ cmneq sl, r8, asr #15 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r0, lsr r5 │ │ │ │ │ - cmneq r1, r0, asr #13 │ │ │ │ │ + ldrsheq r3, [r5, #-160] @ 0xffffff60 │ │ │ │ │ ... │ │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ │ tsteq pc, r8, lsl #1 │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r0, r8, ror #8 │ │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ │ ... │ │ │ │ │ @@ -3871291,15 +3871286,15 @@ │ │ │ │ │ strheq r5, [r0], #232 @ 0xe8 │ │ │ │ │ tsteq fp, r8, lsr r0 @ │ │ │ │ │ ... │ │ │ │ │ cmpeq r2, r0, ror #4 │ │ │ │ │ cmpeq r2, r8, lsr #5 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r0, lsr #7 │ │ │ │ │ - @ instruction: 0x011c2df8 │ │ │ │ │ + cmpeq r8, r8, lsr r2 │ │ │ │ │ ... │ │ │ │ │ qsubeq sp, r8, pc @ │ │ │ │ │ strdeq pc, [r1, #-136]! @ 0xffffff78 │ │ │ │ │ ... │ │ │ │ │ tsteq r5, r8, asr #7 │ │ │ │ │ ldrsbeq ip, [pc, #-104] @ 16c775c <__bss_end__@@Base+0xfca0ac> │ │ │ │ │ ... │ │ │ │ │ @@ -3871336,17 +3871331,17 @@ │ │ │ │ │ ... │ │ │ │ │ sbcseq r9, r4, r8, lsr #16 │ │ │ │ │ cmpeq sp, r8, lsl #7 │ │ │ │ │ smlabbeq pc, r0, pc, r2 @ │ │ │ │ │ cmpeq sp, r0, lsr #29 │ │ │ │ │ ... │ │ │ │ │ strheq r6, [r0], #192 @ 0xc0 │ │ │ │ │ - cmpeq sl, r0, asr #25 │ │ │ │ │ + tsteq ip, r8, lsl #21 │ │ │ │ │ sbceq r5, r0, r0, lsl ip │ │ │ │ │ - cmpeq pc, r0, lsl pc @ │ │ │ │ │ + tsteq pc, r8, lsr r0 @ │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r3, r0, lsr #22 │ │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ │ ... │ │ │ │ │ rscseq r8, r9, r0, ror r1 │ │ │ │ │ cmpeq r6, r8, lsl #22 │ │ │ │ │ ... │ │ │ │ │ @@ -3871473,16 +3871468,14 @@ │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, lsr r7 │ │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ │ teqeq r0, r8, ror #28 │ │ │ │ │ cmpeq lr, r0, ror #23 │ │ │ │ │ - sbceq r9, r2, r8, ror r3 │ │ │ │ │ - cmneq r1, r0, lsl #18 │ │ │ │ │ ... │ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ │ cmpeq r7, r8, ror #13 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x0115c5f8 │ │ │ │ │ cmpeq r3, r0, lsr r5 │ │ │ │ │ sbceq r8, r0, r0, lsl #16 │ │ │ │ │ @@ -3871600,27 +3871593,27 @@ │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, asr #12 │ │ │ │ │ ldrheq r5, [r4, #-64] @ 0xffffffc0 │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r3, r0, ror #14 │ │ │ │ │ cmpeq pc, r0, lsl lr @ │ │ │ │ │ sbceq r6, r0, r0, ror #14 │ │ │ │ │ - smceq 6344 @ 0x18c8 │ │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ │ sbceq r5, r0, r0, lsl #6 │ │ │ │ │ cmpeq r9, r8, asr sl │ │ │ │ │ sbcseq r8, r4, r0, ror #4 │ │ │ │ │ ldrdeq r9, [r1, #-168]! @ 0xffffff58 │ │ │ │ │ ... │ │ │ │ │ rscseq r1, fp, r8, lsr #1 │ │ │ │ │ cmpeq r6, r8, rrx │ │ │ │ │ sbceq r5, r0, r0, ror r6 │ │ │ │ │ cmpeq fp, r8, lsr #24 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r0, lsl ip │ │ │ │ │ - tsteq lr, r0, lsl ip │ │ │ │ │ + cmpeq r6, r0, rrx │ │ │ │ │ ... │ │ │ │ │ smlalbbeq lr, r0, r8, ip │ │ │ │ │ cmpeq fp, r0, lsl fp │ │ │ │ │ ... │ │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ │ ... │ │ │ │ │ @@ -3871704,14 +3871697,16 @@ │ │ │ │ │ cmpeq r8, r0, asr #12 │ │ │ │ │ ldrheq r9, [r4], #112 @ 0x70 │ │ │ │ │ ldrheq r8, [ip, #-104] @ 0xffffff98 │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r8, lsr #16 │ │ │ │ │ @ instruction: 0x011a3dd0 │ │ │ │ │ ... │ │ │ │ │ + sbceq r6, r2, r0, asr #18 │ │ │ │ │ + ldrheq sl, [r2, #-152] @ 0xffffff68 │ │ │ │ │ @ instruction: 0x01542e90 │ │ │ │ │ cmpeq r5, r8, lsr r5 │ │ │ │ │ ... │ │ │ │ │ strheq r7, [r3], #72 @ 0x48 │ │ │ │ │ cmpeq r5, r8, lsl #11 │ │ │ │ │ @ instruction: 0x011e53f0 │ │ │ │ │ tsteq ip, r8, lsr lr │ │ │ │ │ @@ -3871821,14 +3871816,16 @@ │ │ │ │ │ tsteq sl, r0, ror pc │ │ │ │ │ rscseq r0, fp, r0, ror #9 │ │ │ │ │ tsteq r9, r8, lsr #7 │ │ │ │ │ sbceq r7, r0, r8, asr #2 │ │ │ │ │ cmneq r0, r0, lsl #30 │ │ │ │ │ sbceq r9, r3, r0, asr #23 │ │ │ │ │ cmpeq fp, r8, lsl #20 │ │ │ │ │ + sbceq r9, r2, r0, lsr #7 │ │ │ │ │ + cmneq r1, r0, lsl #18 │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r0, ror r1 │ │ │ │ │ cmpeq r4, r0, lsl #4 │ │ │ │ │ strdeq r2, [pc, -r0] │ │ │ │ │ cmpeq r5, r0, asr r3 │ │ │ │ │ rscseq ip, sl, r0, lsl #26 │ │ │ │ │ cmpeq r5, r8, lsr #21 │ │ │ │ │ @@ -3871846,15 +3871843,15 @@ │ │ │ │ │ tsteq r6, r8, ror r7 │ │ │ │ │ ldrheq r4, [r4], #72 @ 0x48 │ │ │ │ │ cmpeq r5, r8, asr #19 │ │ │ │ │ cmpeq r0, r0, lsl r2 │ │ │ │ │ cmneq r0, r8, lsr fp │ │ │ │ │ ... │ │ │ │ │ ldrdeq r6, [r0], #0 │ │ │ │ │ - cmpeq fp, r0, lsr r5 │ │ │ │ │ + ldrsbeq r8, [sl, #-120] @ 0xffffff88 │ │ │ │ │ sbcseq r2, r4, r8, lsr #31 │ │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r0, asr sp │ │ │ │ │ tsteq r2, r0, ror #14 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8, lsr #21 │ │ │ │ │ @@ -3872012,15 +3872009,15 @@ │ │ │ │ │ ldrheq pc, [r6, #-152] @ 0xffffff68 @ │ │ │ │ │ cmpeq r9, r0, ror r7 │ │ │ │ │ strdeq sp, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ cmneq r0, r0, asr #14 │ │ │ │ │ smlatteq pc, r0, lr, r2 │ │ │ │ │ ldrsbeq r1, [r9, #-144] @ 0xffffff70 │ │ │ │ │ sbceq r4, r0, r8, ror #28 │ │ │ │ │ - tsteq sp, r0, asr #6 │ │ │ │ │ + tsteq r1, r8, lsr #19 │ │ │ │ │ ... │ │ │ │ │ smlaltbeq r6, r0, r8, pc @ │ │ │ │ │ cmpeq r4, r8, lsl r7 │ │ │ │ │ ... │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ cmpeq r4, r0, ror #22 │ │ │ │ │ ... │ │ │ │ │ @@ -3872045,15 +3872042,15 @@ │ │ │ │ │ @ instruction: 0x015f1b98 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, lsr r2 │ │ │ │ │ cmpeq r6, r8, lsr #32 │ │ │ │ │ tsteq sp, r8, asr #22 │ │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ sbceq r4, r0, r0, asr #28 │ │ │ │ │ - tsteq r1, r8, lsr #19 │ │ │ │ │ + tsteq sp, r0, asr #6 │ │ │ │ │ ldrsheq r2, [r4, #-208] @ 0xffffff30 │ │ │ │ │ ldrdeq lr, [r1, #-72]! @ 0xffffffb8 │ │ │ │ │ msreq CPSR_fsxc, r0, lsr #27 │ │ │ │ │ cmpeq r9, r0, asr r9 │ │ │ │ │ sbcseq sl, r4, r8, lsl lr │ │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ │ rscseq r7, r9, r8, lsl r4 │ │ │ │ │ @@ -3872070,15 +3872067,15 @@ │ │ │ │ │ tsteq sp, r8, asr sl @ │ │ │ │ │ ldrdeq r7, [r8], #80 @ 0x50 @ │ │ │ │ │ tsteq r5, r8, lsl #29 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r8, asr r5 │ │ │ │ │ ldrdeq ip, [r9, #-56]! @ 0xffffffc8 │ │ │ │ │ strheq sl, [r0], #192 @ 0xc0 │ │ │ │ │ - strdeq ip, [pc, -r0] │ │ │ │ │ + cmpeq r2, r0, asr pc │ │ │ │ │ sbceq r5, r0, r8, ror #18 │ │ │ │ │ cmpeq lr, r0, lsl #17 │ │ │ │ │ cmpeq r6, r0, ror fp │ │ │ │ │ @ instruction: 0x0161dc90 │ │ │ │ │ sbceq r8, r3, r8, ror sp │ │ │ │ │ cmpeq r9, r8, lsl #26 │ │ │ │ │ ldrsbteq pc, [sl], #200 @ 0xc8 @ │ │ │ │ │ @@ -3872117,15 +3872114,15 @@ │ │ │ │ │ sbceq sl, r0, r0, lsr #7 │ │ │ │ │ ldrsheq r8, [pc, #-112] @ 16c8cf4 <__bss_end__@@Base+0xfcb644> │ │ │ │ │ ... │ │ │ │ │ msreq CPSR_fsxc, r8, ror sp │ │ │ │ │ ldrheq pc, [sp, #-88] @ 0xffffffa8 @ │ │ │ │ │ ... │ │ │ │ │ smulleq r7, r0, r0, lr │ │ │ │ │ - ldrsbeq sp, [lr, #-216] @ 0xffffff28 │ │ │ │ │ + ldrheq r7, [sp, #-208] @ 0xffffff30 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r0, lsl r7 │ │ │ │ │ cmpeq r8, r0, asr #7 │ │ │ │ │ ... │ │ │ │ │ strheq r3, [r0], #232 @ 0xe8 │ │ │ │ │ cmpeq r8, r0, ror #29 │ │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ │ @@ -3872146,15 +3872143,15 @@ │ │ │ │ │ sbcseq r8, r4, r8, asr #17 │ │ │ │ │ @ instruction: 0x01162a98 │ │ │ │ │ @ instruction: 0x01111e90 │ │ │ │ │ @ instruction: 0x011f7dd8 │ │ │ │ │ smlalseq r9, sl, r8, fp │ │ │ │ │ tsteq r6, r8, lsr #19 │ │ │ │ │ sbceq sl, r0, r0, asr #13 │ │ │ │ │ - @ instruction: 0x011ee4f0 │ │ │ │ │ + tsteq lr, r0, lsr #10 │ │ │ │ │ smulleq r4, r0, r0, r4 │ │ │ │ │ cmpeq ip, r8, asr #31 │ │ │ │ │ sbceq r9, r3, r8, ror #23 │ │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ │ strdeq r6, [r3], #128 @ 0x80 │ │ │ │ │ cmpeq ip, r8, ror r0 @ │ │ │ │ │ rscseq r1, fp, r0, lsr #2 │ │ │ │ │ @@ -3872180,15 +3872177,15 @@ │ │ │ │ │ cmpeq lr, r0, lsl r4 @ │ │ │ │ │ teqeq r0, r8, asr pc │ │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ │ ... │ │ │ │ │ smullseq sl, r4, r8, fp │ │ │ │ │ @ instruction: 0x011e3190 │ │ │ │ │ sbceq r6, r0, r8, lsr r7 │ │ │ │ │ - tsteq r0, r0, ror r8 │ │ │ │ │ + smceq 6344 @ 0x18c8 │ │ │ │ │ ... │ │ │ │ │ teqeq r0, r0, asr #13 │ │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ │ ... │ │ │ │ │ teqeq r0, r8 @ │ │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ │ cmpeq r1, r0, ror #24 │ │ │ │ │ @@ -3872214,15 +3872211,16 @@ │ │ │ │ │ @ instruction: 0x011276f8 │ │ │ │ │ rscseq r0, fp, r0, ror r1 │ │ │ │ │ cmpeq pc, r8, lsl r7 @ │ │ │ │ │ cmpeq r6, r8, lsr #11 │ │ │ │ │ tsteq ip, r0, lsl #12 │ │ │ │ │ ldrsheq r8, [r4], #168 @ 0xa8 │ │ │ │ │ cmneq sl, r8, ror #11 │ │ │ │ │ - ... │ │ │ │ │ + ldrsbteq r1, [r4], r0 │ │ │ │ │ + cmpeq r1, r8, lsl #6 @ │ │ │ │ │ cmpeq r1, r0, ror r6 │ │ │ │ │ cmneq r0, r0, asr #29 │ │ │ │ │ rscseq r2, sl, r0, lsr r0 │ │ │ │ │ cmpeq r6, r0, lsl r5 │ │ │ │ │ sbcseq r8, r4, r0, lsl #31 │ │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ │ sbceq r6, r3, r8, ror sp │ │ │ │ │ @@ -3872339,15 +3872337,15 @@ │ │ │ │ │ @ instruction: 0x011497f0 │ │ │ │ │ ... │ │ │ │ │ cmpeq r0, r0, asr r3 │ │ │ │ │ @ instruction: 0x0113fbb0 │ │ │ │ │ @ instruction: 0x011113f0 │ │ │ │ │ cmpeq r5, r8, lsl #26 │ │ │ │ │ sbceq sl, r0, r8, lsl #25 │ │ │ │ │ - cmpeq r2, r0, asr pc │ │ │ │ │ + strdeq ip, [pc, -r0] │ │ │ │ │ rscseq r0, fp, r0, lsr r5 │ │ │ │ │ tsteq ip, r8, lsr #1 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r8, lsl r9 │ │ │ │ │ cmpeq r9, r0, lsr r3 │ │ │ │ │ sbceq sl, r3, r0, lsr r0 │ │ │ │ │ cmpeq fp, r0, ror #27 │ │ │ │ │ @@ -3872423,22 +3872421,22 @@ │ │ │ │ │ @ instruction: 0x010f9290 │ │ │ │ │ ... │ │ │ │ │ ldrsbeq fp, [r3], #0 │ │ │ │ │ cmpeq fp, r8, ror #31 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r8, ror #3 │ │ │ │ │ tsteq pc, r0, asr fp @ │ │ │ │ │ - sbceq sl, r0, r8, lsr #16 │ │ │ │ │ - tsteq r6, r8, ror r6 │ │ │ │ │ + cmpeq r2, r0, lsl #16 │ │ │ │ │ + ldrsheq ip, [sp, #-128] @ 0xffffff80 │ │ │ │ │ sbceq r6, r3, r8, lsl #30 │ │ │ │ │ @ instruction: 0x0111e098 │ │ │ │ │ sbceq r7, r3, r0, ror #19 │ │ │ │ │ tsteq lr, r8, lsr #15 │ │ │ │ │ - cmpeq r2, r0, lsl #16 │ │ │ │ │ - ldrsheq ip, [sp, #-128] @ 0xffffff80 │ │ │ │ │ + sbceq sl, r0, r8, lsr #16 │ │ │ │ │ + cmneq r0, r8, asr #11 │ │ │ │ │ ... │ │ │ │ │ strheq r9, [r0], #152 @ 0x98 │ │ │ │ │ tsteq r3, r8, asr #28 │ │ │ │ │ cmpeq r6, r0, lsl #1 │ │ │ │ │ cmpeq r5, r8, ror r2 │ │ │ │ │ sbceq r6, r0, r0, lsl #16 │ │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ @@ -3872446,14 +3872444,17 @@ │ │ │ │ │ sbceq r7, r3, r0, lsr #17 │ │ │ │ │ cmpeq fp, r8, ror r3 │ │ │ │ │ sbceq r9, r0, r0, lsl #16 │ │ │ │ │ tsteq r4, r0, lsr #9 │ │ │ │ │ sbceq sl, r0, r8, ror r3 │ │ │ │ │ cmpeq lr, r0, lsl #7 │ │ │ │ │ ... │ │ │ │ │ + sbceq r8, r0, r8, lsl r9 │ │ │ │ │ + cmpeq r4, r8, asr #13 │ │ │ │ │ + ... │ │ │ │ │ cmpeq r6, r8, asr #22 │ │ │ │ │ cmpeq pc, r8, asr #3 │ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ │ ldrsbeq r0, [r9, #-160] @ 0xffffff60 │ │ │ │ │ ... │ │ │ │ │ sbcseq ip, r4, r0, ror #24 │ │ │ │ │ ldrheq r0, [r2, #-112] @ 0xffffff90 │ │ │ │ │ @@ -3872469,15 +3872470,15 @@ │ │ │ │ │ ... │ │ │ │ │ cmpeq r2, r8, lsr #21 │ │ │ │ │ @ instruction: 0x015f8f90 │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r0, lsr #22 │ │ │ │ │ cmpeq r5, r8, ror sp │ │ │ │ │ sbceq r8, r0, r0, ror fp │ │ │ │ │ - tsteq fp, r8, lsl #30 │ │ │ │ │ + cmpeq r8, r0, asr sp │ │ │ │ │ tsteq lr, r0, ror #29 │ │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ │ rscseq r7, r9, r0, lsl #1 │ │ │ │ │ @ instruction: 0x011cedb8 │ │ │ │ │ sbceq r7, r0, r8 │ │ │ │ │ cmpeq r3, r0, ror #7 │ │ │ │ │ ldrsheq ip, [r4], #8 │ │ │ │ │ @@ -3872611,15 +3872612,15 @@ │ │ │ │ │ sbceq r8, r0, r8, lsl #30 │ │ │ │ │ tsteq lr, r0, ror #27 │ │ │ │ │ ... │ │ │ │ │ ldrdeq r8, [r0], #40 @ 0x28 │ │ │ │ │ strdeq pc, [r1, #-184]! @ 0xffffff48 │ │ │ │ │ ... │ │ │ │ │ sbceq r5, r0, r8, asr #7 │ │ │ │ │ - cmpeq r4, r8, asr pc │ │ │ │ │ + strheq ip, [r1, #-216]! @ 0xffffff28 │ │ │ │ │ smulleq r9, r0, r8, r6 │ │ │ │ │ cmpeq pc, r0, lsl #9 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x0115c9b8 │ │ │ │ │ smlatbeq lr, r0, pc, r8 @ │ │ │ │ │ ldrsbteq fp, [pc], r0 │ │ │ │ │ cmneq r2, r8, lsl sp │ │ │ │ │ @@ -3872662,16 +3872663,14 @@ │ │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r3, r0, lsl #16 │ │ │ │ │ cmpeq r6, r0, rrx │ │ │ │ │ ... │ │ │ │ │ cmpeq r2, r8, ror #8 │ │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ │ - strdeq r2, [r3], #128 @ 0x80 │ │ │ │ │ - cmneq r0, r8, lsr #19 │ │ │ │ │ ... │ │ │ │ │ strheq r8, [r0], #232 @ 0xe8 │ │ │ │ │ cmneq r2, r0, asr #10 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, asr sl @ │ │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ @@ -3872847,16 +3872846,14 @@ │ │ │ │ │ cmneq r2, r8, lsl #5 │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r0, r0, lsl #11 │ │ │ │ │ cmpeq r5, r8, lsl r1 │ │ │ │ │ ... │ │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ │ - strheq r5, [r2], #32 │ │ │ │ │ - ldrheq lr, [r1, #-112] @ 0xffffff90 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r0, lsr #27 │ │ │ │ │ cmpeq fp, r0, asr #20 │ │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ │ sbceq r5, r0, r8, ror r8 │ │ │ │ │ tsteq r1, r8, ror #19 │ │ │ │ │ @@ -3872890,15 +3872887,15 @@ │ │ │ │ │ @ instruction: 0x010d39b0 │ │ │ │ │ strheq r4, [r0], #32 │ │ │ │ │ cmpeq sp, r0, lsr ip │ │ │ │ │ ... │ │ │ │ │ sbceq r3, r0, r0, ror #29 │ │ │ │ │ @ instruction: 0x010cc1b0 │ │ │ │ │ sbceq r9, r0, r8, lsr r2 │ │ │ │ │ - ldrsheq r1, [r3, #-104] @ 0xffffff98 │ │ │ │ │ + ldrheq fp, [lr, #-168] @ 0xffffff58 │ │ │ │ │ teqeq r0, r0, lsr #2 │ │ │ │ │ tsteq sp, r0, ror r0 │ │ │ │ │ strdeq r7, [r0], #208 @ 0xd0 │ │ │ │ │ tsteq r4, r8, ror #6 │ │ │ │ │ ... │ │ │ │ │ sbcseq pc, r4, r8, ror #13 │ │ │ │ │ cmpeq r5, r8, lsr #11 │ │ │ │ │ @@ -3872916,15 +3872913,15 @@ │ │ │ │ │ ... │ │ │ │ │ rscseq r7, r9, r0, lsr pc │ │ │ │ │ strdeq r5, [r1, #-32]! @ 0xffffffe0 │ │ │ │ │ cmpeq r6, r8 │ │ │ │ │ @ instruction: 0x010d21b8 │ │ │ │ │ ... │ │ │ │ │ strdeq r5, [r0], #88 @ 0x58 │ │ │ │ │ - tsteq sp, r0, lsl #28 │ │ │ │ │ + tsteq sp, r8, lsl r2 @ │ │ │ │ │ sbceq r7, r0, r0, lsl #6 │ │ │ │ │ tsteq lr, r0, asr fp │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r0, ror #24 │ │ │ │ │ cmneq r1, r8, lsr #13 │ │ │ │ │ ... │ │ │ │ │ rscseq r0, fp, r0, ror #4 │ │ │ │ │ @@ -3873040,19 +3873037,18 @@ │ │ │ │ │ tsteq ip, r0, asr fp │ │ │ │ │ sbceq r6, r3, r0, lsl #31 │ │ │ │ │ cmpeq sl, r0, ror #2 │ │ │ │ │ ... │ │ │ │ │ sbcseq r2, r4, r8, asr pc │ │ │ │ │ cmpeq sl, r0, lsl #1 │ │ │ │ │ ... │ │ │ │ │ - adcseq lr, pc, r0, asr #3 │ │ │ │ │ - cmpeq r2, r0, ror r4 │ │ │ │ │ - ... │ │ │ │ │ sbcseq r8, r4, r0, asr #13 │ │ │ │ │ @ instruction: 0x015a2f90 │ │ │ │ │ + sbceq r0, r2, r0, lsl #31 │ │ │ │ │ + tsteq pc, r8, ror r3 @ │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ │ cmpeq r4, r8, ror r1 │ │ │ │ │ ... │ │ │ │ │ ldrdeq fp, [r0, #-240] @ 0xffffff10 │ │ │ │ │ tsteq r6, r8, asr #26 │ │ │ │ │ sbcseq r8, r4, r0, lsl #26 │ │ │ │ │ @@ -3873079,15 +3873075,15 @@ │ │ │ │ │ cmpeq r0, r0, lsr #22 │ │ │ │ │ tsteq r3, r8, asr #28 @ │ │ │ │ │ sbcseq sl, r4, r0, ror #4 │ │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ │ cmpeq r6, r8, asr #2 @ │ │ │ │ │ tsteq sp, r0, asr lr │ │ │ │ │ sbceq r4, r0, r0, asr r3 │ │ │ │ │ - @ instruction: 0x011427f0 │ │ │ │ │ + @ instruction: 0x0119dfb0 │ │ │ │ │ rscseq r9, sl, r0, ror fp │ │ │ │ │ cmpeq sl, r0, asr #24 │ │ │ │ │ teqeq r0, r0, asr r8 │ │ │ │ │ ldrheq sp, [r7, #-64] @ 0xffffffc0 │ │ │ │ │ sbceq r7, r0, r0, lsr #2 │ │ │ │ │ cmpeq r8, r0, lsl #4 │ │ │ │ │ sbceq r7, r0, r8, lsr r7 │ │ │ │ │ @@ -3873152,26 +3873148,26 @@ │ │ │ │ │ sbceq fp, r0, r0, lsl #1 │ │ │ │ │ cmneq r1, r0, lsl r3 │ │ │ │ │ sbcseq r4, r4, r0, ror #9 │ │ │ │ │ @ instruction: 0x01620e90 │ │ │ │ │ smlalseq r1, fp, r8, r1 │ │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ │ ldrdeq r6, [r0], #200 @ 0xc8 │ │ │ │ │ - cmpeq r9, r0, lsr r9 │ │ │ │ │ + cmpeq sl, r0, asr #25 │ │ │ │ │ smlabbeq sp, r0, sl, sp │ │ │ │ │ cmpeq r2, r0, ror #26 │ │ │ │ │ smulleq r2, r2, r8, fp @ │ │ │ │ │ tsteq sp, r0, ror #16 │ │ │ │ │ sbcseq r8, r4, r8, ror r8 │ │ │ │ │ ldrheq r0, [sl, -r8] │ │ │ │ │ ... │ │ │ │ │ rscseq r1, fp, r8, lsr #11 │ │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ │ sbceq r9, r0, r8, ror #23 │ │ │ │ │ - tsteq r2, r0, lsl #4 @ │ │ │ │ │ + tsteq sp, r8, ror #4 │ │ │ │ │ ... │ │ │ │ │ ldrdeq r6, [r3], #240 @ 0xf0 │ │ │ │ │ cmpeq r4, r8, lsl #23 │ │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ │ tsteq r9, r0, lsl #19 │ │ │ │ │ sbceq r9, r3, r0, lsl r2 │ │ │ │ │ cmpeq r4, r8, lsl r4 │ │ │ │ │ @@ -3873369,17 +3873365,14 @@ │ │ │ │ │ cmpeq r8, r8, ror #3 │ │ │ │ │ ... │ │ │ │ │ sbcseq r4, r4, r0, lsl #31 │ │ │ │ │ cmpeq r7, r0, lsl r6 │ │ │ │ │ cmpeq r1, r8, lsl r4 │ │ │ │ │ @ instruction: 0x015be390 │ │ │ │ │ ... │ │ │ │ │ - sbceq r0, r3, r0, lsr #12 │ │ │ │ │ - cmpeq lr, r0, lsr #1 │ │ │ │ │ - ... │ │ │ │ │ rscseq ip, sl, r0, lsr #17 │ │ │ │ │ cmpeq lr, r8, asr #21 │ │ │ │ │ ... │ │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ │ cmpeq r7, r0, asr r1 │ │ │ │ │ @@ -3873407,18 +3873400,18 @@ │ │ │ │ │ cmpeq r4, r0, lsr r5 │ │ │ │ │ ... │ │ │ │ │ ldrsheq r4, [r4], #168 @ 0xa8 │ │ │ │ │ cmpeq r9, r8, ror r6 │ │ │ │ │ ... │ │ │ │ │ sbcseq r9, r4, r0, lsl #6 │ │ │ │ │ tsteq pc, r8, ror #13 │ │ │ │ │ - sbceq r9, r0, r8, asr #27 │ │ │ │ │ - cmpeq r9, r8, ror #8 │ │ │ │ │ tsteq ip, r8, lsl r4 │ │ │ │ │ cmpeq r3, r8, asr #13 │ │ │ │ │ + sbceq r9, r0, r8, asr #27 │ │ │ │ │ + cmpeq fp, r8, asr sp │ │ │ │ │ ... │ │ │ │ │ cmpeq r2, r8, lsr r2 │ │ │ │ │ cmpeq r3, r0, lsl r7 │ │ │ │ │ ... │ │ │ │ │ strheq sl, [r3], #72 @ 0x48 │ │ │ │ │ cmpeq r5, r0, ror #27 │ │ │ │ │ sbcseq r8, r4, r8, lsr #31 │ │ │ │ │ @@ -3873452,26 +3873445,24 @@ │ │ │ │ │ smlalseq pc, sl, r0, lr @ │ │ │ │ │ msreq (UNDEF: 97), r0 │ │ │ │ │ ldrsbeq pc, [r6, #-80] @ 0xffffffb0 @ │ │ │ │ │ cmpeq r7, r0, ror ip │ │ │ │ │ ... │ │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ │ cmpeq fp, r8, asr #10 │ │ │ │ │ - strdeq r8, [r0], #128 @ 0x80 │ │ │ │ │ - cmpeq r4, r8, asr #13 │ │ │ │ │ - sbcseq r8, r4, r8, asr pc │ │ │ │ │ - cmpeq r4, r0, asr #30 │ │ │ │ │ sbceq pc, r2, r8, ror #28 │ │ │ │ │ cmpeq pc, r8, lsr #21 │ │ │ │ │ + sbcseq r8, r4, r8, asr pc │ │ │ │ │ + cmpeq r4, r0, asr #30 │ │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ │ cmneq r1, r8, lsl #24 │ │ │ │ │ - ldrdeq r7, [r3], #200 @ 0xc8 │ │ │ │ │ - cmpeq fp, r8, asr #31 │ │ │ │ │ ldrshteq sp, [pc], r8 │ │ │ │ │ cmneq r1, r0, ror #23 │ │ │ │ │ + ldrdeq r7, [r3], #200 @ 0xc8 │ │ │ │ │ + cmpeq fp, r8, asr #31 │ │ │ │ │ ... │ │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ │ cmpeq ip, r0, lsl r2 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x01519e90 │ │ │ │ │ cmpeq r5, r8, lsr #28 │ │ │ │ │ tsteq lr, r8, lsr #31 │ │ │ │ │ @@ -3873562,35 +3873553,35 @@ │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r8, lsr #26 │ │ │ │ │ @ instruction: 0x011092f8 │ │ │ │ │ sbceq r2, r3, r0, asr #8 │ │ │ │ │ cmpeq fp, r0, asr #16 │ │ │ │ │ sbceq r4, r0, r8, lsr #11 │ │ │ │ │ cmpeq r3, r0, lsr #30 │ │ │ │ │ - strheq r6, [r0], #32 │ │ │ │ │ - cmpeq r7, r0, asr #19 │ │ │ │ │ rscseq r8, r9, r0, lsr pc │ │ │ │ │ ldrsbeq r8, [r9, #-96] @ 0xffffffa0 │ │ │ │ │ + strheq r6, [r0], #32 │ │ │ │ │ + cmpeq r7, r0, asr #19 │ │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ │ cmpeq r3, r0, lsr #22 │ │ │ │ │ - tsteq lr, r8, asr #17 │ │ │ │ │ - tsteq sl, r0, lsr #26 │ │ │ │ │ sbceq r7, r0, r8, ror #3 │ │ │ │ │ cmpeq r9, r8, asr #2 │ │ │ │ │ + tsteq lr, r8, asr #17 │ │ │ │ │ + tsteq sl, r0, lsr #26 │ │ │ │ │ sbceq r4, r0, r8, lsl #15 │ │ │ │ │ cmpeq r4, r0, lsr r6 │ │ │ │ │ strheq r7, [r0], #152 @ 0x98 │ │ │ │ │ ldrheq r7, [r2, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r6, r8, lsl #15 │ │ │ │ │ cmneq r1, r8, lsl #16 │ │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ │ smceq 8280 @ 0x2058 │ │ │ │ │ ... │ │ │ │ │ sbceq r5, r0, r8, lsr ip │ │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ │ + cmpeq pc, r0, lsl pc @ │ │ │ │ │ ldrshteq r0, [fp], #128 @ 0x80 │ │ │ │ │ cmpeq r3, r0, lsl r0 │ │ │ │ │ ... │ │ │ │ │ tsteq r1, r8, asr #27 │ │ │ │ │ tsteq pc, r8, ror #16 │ │ │ │ │ sbceq r9, r0, r0, lsr pc │ │ │ │ │ cmpeq r5, r8, ror r9 │ │ │ │ │ @@ -3873638,15 +3873629,15 @@ │ │ │ │ │ sbceq r8, r3, r8, lsl lr │ │ │ │ │ cmneq r1, r8, asr #26 │ │ │ │ │ ... │ │ │ │ │ ldrsheq fp, [r2, #-8] │ │ │ │ │ cmpeq r6, r0, rrx │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r8, lsl #30 │ │ │ │ │ - cmpeq r4, r8, lsl #17 │ │ │ │ │ + cmpeq r7, r0, ror #8 │ │ │ │ │ ... │ │ │ │ │ sbceq r5, r0, r8, lsr #21 │ │ │ │ │ tsteq r2, r0, lsl #20 │ │ │ │ │ sbcseq lr, r4, r8, lsl r9 │ │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ │ ldrdeq r6, [r0], #40 @ 0x28 │ │ │ │ │ cmpeq r9, r0, asr #10 │ │ │ │ │ @@ -3873683,15 +3873674,15 @@ │ │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ │ ldrheq r3, [r8, #-168] @ 0xffffff58 │ │ │ │ │ ... │ │ │ │ │ teqeq r0, r8, asr #17 │ │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ │ ... │ │ │ │ │ sbceq r5, r0, r0, asr #18 │ │ │ │ │ - tsteq sp, r0, lsl r0 │ │ │ │ │ + tsteq sl, r8, lsr ip │ │ │ │ │ cmpeq r2, r8, lsr #16 │ │ │ │ │ cmpeq sl, r8, asr #11 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, asr r5 │ │ │ │ │ cmpeq sp, r8, lsr #3 │ │ │ │ │ ... │ │ │ │ │ rscseq r8, r9, r8, asr #2 │ │ │ │ │ @@ -3873745,21 +3873736,18 @@ │ │ │ │ │ sbceq r7, r3, r0, ror #24 │ │ │ │ │ cmpeq r4, r8, asr #12 │ │ │ │ │ sbcseq r9, r4, r0, lsl #31 │ │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ │ @ instruction: 0x0156e198 │ │ │ │ │ ldrheq sp, [sp, #-48] @ 0xffffffd0 │ │ │ │ │ ... │ │ │ │ │ - sbceq r0, r2, r8, asr pc │ │ │ │ │ - tsteq pc, r8, ror r3 @ │ │ │ │ │ - ... │ │ │ │ │ sbceq r7, r0, r8, lsl #15 │ │ │ │ │ ldrsheq r7, [r9, #-72] @ 0xffffffb8 │ │ │ │ │ strdeq r5, [r0], #48 @ 0x30 │ │ │ │ │ - strheq ip, [r1, #-216]! @ 0xffffff28 │ │ │ │ │ + cmpeq r4, r8, asr pc │ │ │ │ │ cmpeq r6, r0, asr #23 │ │ │ │ │ @ instruction: 0x01608790 │ │ │ │ │ ... │ │ │ │ │ ldrheq r9, [r1, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq r2, r8, asr #30 │ │ │ │ │ rscseq pc, sl, r0, ror #19 │ │ │ │ │ ldrsbeq r8, [r3, #-184] @ 0xffffff48 │ │ │ │ │ @@ -3873894,21 +3873882,18 @@ │ │ │ │ │ cmneq r1, r8, lsr #1 │ │ │ │ │ strdeq r6, [r0], #168 @ 0xa8 │ │ │ │ │ @ instruction: 0x0117dcf0 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r8, ror sp │ │ │ │ │ smultbeq r0, r0, r2 │ │ │ │ │ sbceq r7, r0, r8, ror #28 │ │ │ │ │ - ldrheq r7, [sp, #-208] @ 0xffffff30 │ │ │ │ │ + ldrsbeq sp, [lr, #-216] @ 0xffffff28 │ │ │ │ │ cmpeq r6, r8, asr #27 │ │ │ │ │ cmpeq r5, r8, lsr #30 │ │ │ │ │ ... │ │ │ │ │ - strdeq r1, [r3], #208 @ 0xd0 │ │ │ │ │ - tsteq lr, r0, lsl #15 │ │ │ │ │ - ... │ │ │ │ │ strheq r5, [r0], #192 @ 0xc0 │ │ │ │ │ cmpeq pc, r0, lsr lr @ │ │ │ │ │ sbceq r7, r3, r0, lsr pc │ │ │ │ │ ldrheq r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ │ ... │ │ │ │ │ tsteq r5, r8, lsl #5 │ │ │ │ │ tsteq sp, r8, lsl #12 @ │ │ │ │ │ @@ -3873963,15 +3873948,15 @@ │ │ │ │ │ @ instruction: 0x010bd2b0 │ │ │ │ │ cmpeq ip, r8, lsl r9 │ │ │ │ │ ... │ │ │ │ │ ldrdeq sp, [fp, -r0] │ │ │ │ │ @ instruction: 0x011da1d0 │ │ │ │ │ ... │ │ │ │ │ strheq r6, [r0], #72 @ 0x48 │ │ │ │ │ - smlabteq pc, r0, r6, r0 @ │ │ │ │ │ + cmneq r1, r8, asr r9 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8, lsl r9 │ │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ │ sbceq r9, r0, r0, asr sp │ │ │ │ │ tsteq fp, r8, ror #7 │ │ │ │ │ ... │ │ │ │ │ tsteq sl, r0, asr #13 │ │ │ │ │ @@ -3874001,19 +3873986,19 @@ │ │ │ │ │ ... │ │ │ │ │ sbceq r3, r0, r0, lsl #31 │ │ │ │ │ strdeq pc, [r0, #-208]! @ 0xffffff30 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r3, r0, lsl #21 │ │ │ │ │ cmpeq r3, r8, ror r3 │ │ │ │ │ sbceq r5, r0, r0, lsl r2 │ │ │ │ │ - cmpeq r2, r0, lsl #17 │ │ │ │ │ + cmpeq r9, r0, ror r6 │ │ │ │ │ rscseq r7, r9, r8, lsr #11 │ │ │ │ │ cmpeq ip, r8, lsr #19 @ │ │ │ │ │ sbceq r6, r0, r8, asr r5 │ │ │ │ │ - ldrheq ip, [r8, #-136] @ 0xffffff78 │ │ │ │ │ + cmneq r1, r0, asr #13 │ │ │ │ │ ... │ │ │ │ │ smlaltbeq r4, r0, r8, r5 │ │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ │ ... │ │ │ │ │ sbcseq r9, r4, r8 │ │ │ │ │ cmneq r1, r0, ror #22 │ │ │ │ │ sbceq sl, r0, r0, lsl #1 │ │ │ │ │ @@ -3874039,15 +3874024,15 @@ │ │ │ │ │ cmpeq lr, r0, asr #16 │ │ │ │ │ sbcseq r8, r4, r0, ror fp │ │ │ │ │ cmpeq lr, r8, ror r3 │ │ │ │ │ sbceq r8, r0, r8, asr #2 │ │ │ │ │ msreq SPSR_c, r0, lsr r9 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r0, lsr sl │ │ │ │ │ - cmpeq sl, r0, ror #7 │ │ │ │ │ + cmpeq sl, r0, ror r8 │ │ │ │ │ ... │ │ │ │ │ cmpeq r2, r0, lsr #12 │ │ │ │ │ ldrheq lr, [r4, #-184] @ 0xffffff48 │ │ │ │ │ sbceq fp, r0, r0, lsl #26 │ │ │ │ │ cmpeq sl, r0, asr #22 │ │ │ │ │ sbceq r7, r3, r0, lsl #31 │ │ │ │ │ cmpeq sp, r0, lsl #9 │ │ │ │ │ @@ -3874056,15 +3874041,15 @@ │ │ │ │ │ @ instruction: 0x011b9798 │ │ │ │ │ cmpeq r0, r0, lsr #12 │ │ │ │ │ cmpeq pc, r8, lsl #22 │ │ │ │ │ ... │ │ │ │ │ ldrheq fp, [r2, #-192] @ 0xffffff40 │ │ │ │ │ smultbeq r0, r0, r8 │ │ │ │ │ sbceq r5, r0, r0, lsr pc │ │ │ │ │ - tsteq fp, r8, asr #11 │ │ │ │ │ + cmpeq fp, r0, lsr #2 │ │ │ │ │ ... │ │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ │ tsteq lr, r8, lsl #27 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r0, lsl #16 @ │ │ │ │ │ cmpeq pc, r8, lsl #16 │ │ │ │ │ ... │ │ │ │ │ @@ -3874121,15 +3874106,15 @@ │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r8, ror sp │ │ │ │ │ tsteq lr, r8, lsl r6 @ │ │ │ │ │ ... │ │ │ │ │ cmpeq r0, r0, asr #8 │ │ │ │ │ ldrheq r4, [fp, #-64] @ 0xffffffc0 │ │ │ │ │ sbceq r6, r0, r0, lsr #2 │ │ │ │ │ - cmpeq sl, r8, ror #19 │ │ │ │ │ + tsteq r2, r0, asr #11 │ │ │ │ │ sbceq r9, r0, r0, asr r3 │ │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ │ strheq r6, [r0], #232 @ 0xe8 │ │ │ │ │ tsteq sl, r0, ror #31 │ │ │ │ │ sbcseq lr, r4, r8, lsl #20 │ │ │ │ │ @ instruction: 0x011d5bd8 │ │ │ │ │ sbceq r9, r3, r0, lsr #7 │ │ │ │ │ @@ -3874171,14 +3874156,16 @@ │ │ │ │ │ cmpeq r7, r8, lsl r4 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r3, r0, lsr #12 │ │ │ │ │ cmpeq pc, r0, lsl #24 │ │ │ │ │ ... │ │ │ │ │ sbceq r3, r0, r0, lsr #27 │ │ │ │ │ tsteq fp, r8, lsl #10 │ │ │ │ │ + sbceq r8, r0, r8, lsl #10 │ │ │ │ │ + cmpeq r9, r8, lsl #24 │ │ │ │ │ ... │ │ │ │ │ ldrsheq lr, [r6, #-8] │ │ │ │ │ cmpeq r5, r8, ror r1 @ │ │ │ │ │ sbceq r8, r3, r0, lsl #11 │ │ │ │ │ cmneq r1, r0, lsl #2 │ │ │ │ │ ldrdeq r5, [r0], #160 @ 0xa0 │ │ │ │ │ @ instruction: 0x010e0eb0 │ │ │ │ │ @@ -3874195,15 +3874182,15 @@ │ │ │ │ │ sbceq r8, r0, r0, lsl #21 │ │ │ │ │ cmpeq r8, r8, asr sp │ │ │ │ │ sbceq r8, r0, r0, lsl #26 │ │ │ │ │ cmpeq sl, r0, lsl #26 │ │ │ │ │ strdeq r7, [r0], #128 @ 0x80 │ │ │ │ │ smlatbeq pc, r0, sp, sl @ │ │ │ │ │ sbceq r6, r0, r0, ror #29 │ │ │ │ │ - cmpeq r7, r0, ror #8 │ │ │ │ │ + cmpeq r4, r8, lsl #17 │ │ │ │ │ sbceq r6, r0, r0, asr #23 │ │ │ │ │ cmneq r0, r8, ror #1 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r0, lsl #26 │ │ │ │ │ tsteq r2, r8, asr #17 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r8, lsl #25 │ │ │ │ │ @@ -3874222,15 +3874209,15 @@ │ │ │ │ │ ... │ │ │ │ │ tsteq r1, r0, ror #19 │ │ │ │ │ @ instruction: 0x01168990 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x01111fd0 │ │ │ │ │ cmpeq fp, r0, lsl sl │ │ │ │ │ sbceq sl, r0, r0, asr r8 │ │ │ │ │ - tsteq r7, r0, lsl #25 │ │ │ │ │ + tsteq r6, r8, ror r6 │ │ │ │ │ sbceq r5, r0, r8, lsr #1 │ │ │ │ │ cmpeq r2, r0, lsr #1 │ │ │ │ │ cmpeq r6, r0, lsr pc │ │ │ │ │ ldrsheq r7, [fp, #-72] @ 0xffffffb8 │ │ │ │ │ cmpeq r6, r8, lsr #21 │ │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ │ cmpeq r6, r8 │ │ │ │ │ @@ -3874250,32 +3874237,34 @@ │ │ │ │ │ cmpeq r6, r8, asr r5 @ │ │ │ │ │ ldrdeq r7, [r0, #-16]! │ │ │ │ │ sbceq r8, r0, r0, lsr #12 │ │ │ │ │ cmneq r0, r8, asr #6 │ │ │ │ │ ldrsbeq r1, [r6, #-160] @ 0xffffff60 │ │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ │ sbceq sl, r0, r8, lsr ip │ │ │ │ │ - cmpeq sl, r8, lsl #18 │ │ │ │ │ + tsteq sp, r0, ror #18 │ │ │ │ │ strdeq r4, [r0], #168 @ 0xa8 │ │ │ │ │ ldrsheq r4, [fp, #-104] @ 0xffffff98 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r0, lsl #31 │ │ │ │ │ cmpeq fp, r8, lsr #14 │ │ │ │ │ sbceq r5, r0, r8, asr #22 │ │ │ │ │ @ instruction: 0x015b0798 │ │ │ │ │ ldrdeq r9, [r0], #40 @ 0x28 │ │ │ │ │ cmneq r0, r0, asr r6 │ │ │ │ │ strdeq r4, [r0], #48 @ 0x30 │ │ │ │ │ - @ instruction: 0x0119dfb0 │ │ │ │ │ + @ instruction: 0x01162eb0 │ │ │ │ │ cmpeq r6, r8, lsl #5 │ │ │ │ │ strdeq r3, [sp, -r0] │ │ │ │ │ sbceq r5, r0, r8, lsr r7 │ │ │ │ │ cmpeq r3, r0, lsl #20 │ │ │ │ │ sbceq r9, r3, r0, ror #4 │ │ │ │ │ ldrheq fp, [ip, #-32] @ 0xffffffe0 │ │ │ │ │ + adcseq lr, pc, r8, ror #3 │ │ │ │ │ + cmpeq r2, r0, ror r4 │ │ │ │ │ ... │ │ │ │ │ ldrheq r8, [r1, #-32] @ 0xffffffe0 │ │ │ │ │ @ instruction: 0x0152e598 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r8, lsr #6 │ │ │ │ │ cmneq r1, r8, asr #6 │ │ │ │ │ strdeq sp, [sp, -r0] │ │ │ │ │ @@ -3874295,19 +3874284,21 @@ │ │ │ │ │ ... │ │ │ │ │ ldrdeq r2, [pc, -r8] │ │ │ │ │ tsteq ip, r8, lsr #2 │ │ │ │ │ cmpeq r1, r8, asr #17 │ │ │ │ │ ldrsbeq pc, [r5, #-184] @ 0xffffff48 @ │ │ │ │ │ @ instruction: 0x0156e698 │ │ │ │ │ cmpeq pc, r8, lsl #4 │ │ │ │ │ + sbceq r4, r0, r0, ror #29 │ │ │ │ │ + cmpeq sp, r8, lsr #7 │ │ │ │ │ sbceq r4, r0, r8, ror sp │ │ │ │ │ - ldrsheq lr, [pc, #-232] @ 16ccc04 <__bss_end__@@Base+0xfcf554> │ │ │ │ │ + ldrsheq lr, [pc, #-232] @ 16ccc0c <__bss_end__@@Base+0xfcf55c> │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r0, r0, lsl r2 │ │ │ │ │ - ldrheq fp, [lr, #-168] @ 0xffffff58 │ │ │ │ │ + ldrsheq r1, [r3, #-104] @ 0xffffff98 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r3, r8, ror r3 │ │ │ │ │ cmpeq lr, r8, lsl #6 │ │ │ │ │ smlabteq sp, r8, r8, sp │ │ │ │ │ ldrheq r8, [r3, #-128] @ 0xffffff80 │ │ │ │ │ smlabbeq pc, r0, r0, r2 @ │ │ │ │ │ ldrsbeq r1, [r4, #-160] @ 0xffffff60 │ │ │ │ │ @@ -3874316,15 +3874307,15 @@ │ │ │ │ │ ... │ │ │ │ │ smulleq r4, r0, r8, fp │ │ │ │ │ cmpeq r8, r0, ror sp │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r0, r8, ror #18 │ │ │ │ │ cmpeq sp, r0, lsl #19 │ │ │ │ │ sbceq r9, r0, r0, lsr #27 │ │ │ │ │ - cmpeq fp, r8, asr sp │ │ │ │ │ + cmpeq r9, r8, ror #8 │ │ │ │ │ smlawteq pc, r8, sp, pc @ │ │ │ │ │ @ instruction: 0x011b61f8 │ │ │ │ │ strheq r9, [r3], #72 @ 0x48 │ │ │ │ │ tsteq ip, r0, asr #24 │ │ │ │ │ cmpeq r6, r0, lsr #2 │ │ │ │ │ ldrsheq sp, [lr, #-48] @ 0xffffffd0 │ │ │ │ │ ... │ │ │ │ │ @@ -3874361,15 +3874352,15 @@ │ │ │ │ │ ldrsbeq r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ │ tsteq r5, r0, lsr #3 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, ror r8 │ │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r0, r0, ror #24 │ │ │ │ │ - tsteq sp, r0, ror #18 │ │ │ │ │ + cmpeq sl, r8, lsl #18 │ │ │ │ │ ... │ │ │ │ │ smulleq r3, r0, r0, lr │ │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ │ sbceq r8, r0, r8, lsr #6 │ │ │ │ │ ldrsheq sl, [r5, #-176] @ 0xffffff50 │ │ │ │ │ ... │ │ │ │ │ sbcseq lr, r4, r8, lsr #16 │ │ │ │ │ @@ -3874409,15 +3874400,15 @@ │ │ │ │ │ sbcseq lr, r4, r0, lsl #21 │ │ │ │ │ cmpeq r9, r8, lsr #19 │ │ │ │ │ sbceq sl, r0, r0, lsl #16 │ │ │ │ │ cmpeq lr, r8, lsr #20 │ │ │ │ │ sbceq r4, r0, r0, asr #8 │ │ │ │ │ tsteq r2, r0, lsr r1 │ │ │ │ │ ldrdeq r5, [r0], #80 @ 0x50 │ │ │ │ │ - tsteq sp, r8, lsl r2 @ │ │ │ │ │ + tsteq sp, r0, lsl #28 │ │ │ │ │ smulleq r7, r3, r0, r9 │ │ │ │ │ tsteq r5, r8, ror sl @ │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8 │ │ │ │ │ cmpeq r5, r0, lsr #25 │ │ │ │ │ sbceq r8, r0, r8, ror #13 │ │ │ │ │ cmpeq sl, r8, lsr r9 │ │ │ │ │ @@ -3874467,44 +3874458,45 @@ │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8, asr #22 │ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ │ sbceq r6, r3, r8, lsl lr │ │ │ │ │ cmpeq r8, r0, lsl #22 │ │ │ │ │ sbceq r7, r0, r8, asr sl │ │ │ │ │ @ instruction: 0x011ba9f8 │ │ │ │ │ + sbceq r5, r0, r0, lsl #31 │ │ │ │ │ + tsteq fp, r8, asr #11 │ │ │ │ │ sbceq r8, r3, r8, lsr ip │ │ │ │ │ cmpeq r9, r8, ror #31 │ │ │ │ │ - cmpeq r6, r0, ror fp @ │ │ │ │ │ - cmpeq lr, r0, ror #31 │ │ │ │ │ cmpeq r4, r8, lsl #30 │ │ │ │ │ cmpeq r3, r0, ror #18 │ │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ │ cmpeq r3, r0, lsr #6 │ │ │ │ │ cmpeq r6, r0, ror #9 │ │ │ │ │ ldrheq ip, [r9, #-216] @ 0xffffff28 │ │ │ │ │ @ instruction: 0x011a22d8 │ │ │ │ │ ldrsheq r1, [ip, #-0] │ │ │ │ │ + cmpeq r6, r0, ror fp @ │ │ │ │ │ + cmpeq lr, r0, ror #31 │ │ │ │ │ ldrdeq ip, [r0, #-240] @ 0xffffff10 │ │ │ │ │ msreq SPSR_, r8, lsl #8 │ │ │ │ │ ldrsbeq fp, [r2, #-80] @ 0xffffffb0 │ │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ │ sbcseq r8, r4, r0, lsr sl │ │ │ │ │ msreq SPSR_c, r0, asr r8 │ │ │ │ │ - ... │ │ │ │ │ sbcseq r9, r4, r0, ror #24 │ │ │ │ │ cmpeq r3, r0, asr r6 │ │ │ │ │ ... │ │ │ │ │ cmpeq r0, r8, ror #8 │ │ │ │ │ cmpeq ip, r8, ror ip │ │ │ │ │ ... │ │ │ │ │ strdeq r9, [r0], #128 @ 0x80 │ │ │ │ │ tsteq sl, r8, lsl r0 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8, asr #7 │ │ │ │ │ - @ instruction: 0x01162eb0 │ │ │ │ │ + @ instruction: 0x011c2df8 │ │ │ │ │ ... │ │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ │ ldrsbeq lr, [r2, #-232] @ 0xffffff18 │ │ │ │ │ teqeq r0, r0, asr #8 │ │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ │ cmpeq r0, r8, asr #12 │ │ │ │ │ @ instruction: 0x011c45f0 │ │ │ │ │ @@ -3874529,15 +3874521,15 @@ │ │ │ │ │ tsteq r5, r0, asr #18 │ │ │ │ │ cmpeq fp, r8, lsl #17 │ │ │ │ │ sbceq r9, r0, r8, lsr #16 │ │ │ │ │ cmpeq pc, r8, asr r4 @ │ │ │ │ │ strdeq sl, [r0], #88 @ 0x58 │ │ │ │ │ smceq 2504 @ 0x9c8 │ │ │ │ │ sbceq r5, r0, r8, lsl #30 │ │ │ │ │ - cmpeq fp, r0, lsr #2 │ │ │ │ │ + ldrsheq lr, [pc, #-48] @ 16cd334 <__bss_end__@@Base+0xfcfc84> │ │ │ │ │ ... │ │ │ │ │ rscseq r8, fp, r8, ror sp │ │ │ │ │ @ instruction: 0x011f6bd8 │ │ │ │ │ ... │ │ │ │ │ ldrdeq r8, [r0, #-200] @ 0xffffff38 │ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ │ ... │ │ │ │ │ @@ -3874554,16 +3874546,14 @@ │ │ │ │ │ strdeq sl, [r0], #128 @ 0x80 │ │ │ │ │ @ instruction: 0x01585798 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r0, ror r6 @ │ │ │ │ │ cmpeq r8, r8, lsl lr │ │ │ │ │ sbceq r4, r0, r8, ror #3 │ │ │ │ │ cmpeq r2, r8, ror r9 │ │ │ │ │ - sbceq r3, r2, r0, lsr #2 │ │ │ │ │ - cmpeq r5, r8, lsr #2 │ │ │ │ │ ... │ │ │ │ │ sbceq sl, r0, r0, asr #23 │ │ │ │ │ cmpeq r3, r8, lsl #13 │ │ │ │ │ tsteq r5, r8, asr #17 │ │ │ │ │ tsteq sp, r8, asr #32 │ │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ │ tsteq sp, r8, ror r1 │ │ │ │ │ @@ -3874636,14 +3874626,16 @@ │ │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ │ smlalseq r8, r9, r8, r1 │ │ │ │ │ cmpeq r8, r8, lsr #13 │ │ │ │ │ cmpeq r0, r0, asr #18 │ │ │ │ │ cmpeq sl, r8, lsl #14 │ │ │ │ │ cmpeq r6, r0, lsl r2 │ │ │ │ │ cmpeq ip, r8, asr r8 │ │ │ │ │ + sbceq r1, r3, r8, asr #27 │ │ │ │ │ + tsteq lr, r0, lsl #15 │ │ │ │ │ tsteq r3, r0, asr #8 │ │ │ │ │ cmpeq pc, r0, asr #13 │ │ │ │ │ ... │ │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ │ @ instruction: 0x0117b3b8 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8, lsl #10 │ │ │ │ │ @@ -3874656,15 +3874648,15 @@ │ │ │ │ │ cmpeq r5, r8, ror lr │ │ │ │ │ strheq r8, [r3], #72 @ 0x48 │ │ │ │ │ smlatteq sp, r0, r9, r6 │ │ │ │ │ ... │ │ │ │ │ sbceq r2, r3, r8, lsl r4 │ │ │ │ │ cmneq r0, r8, asr r6 │ │ │ │ │ smulleq r8, r0, r8, fp │ │ │ │ │ - cmpeq r8, r0, asr sp │ │ │ │ │ + tsteq fp, r8, lsl #30 │ │ │ │ │ strheq r7, [r3], #232 @ 0xe8 │ │ │ │ │ tsteq r5, r0, ror r8 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, ror #18 │ │ │ │ │ tsteq lr, r8, asr #11 │ │ │ │ │ ... │ │ │ │ │ ldrsbeq fp, [r2, #-200] @ 0xffffff38 │ │ │ │ │ @@ -3874699,15 +3874691,15 @@ │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r0, lsl r7 │ │ │ │ │ @ instruction: 0x011aa398 │ │ │ │ │ ... │ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ │ cmpeq sp, r0, lsl sp │ │ │ │ │ sbceq r9, r0, r0, asr #23 │ │ │ │ │ - tsteq sp, r8, ror #4 │ │ │ │ │ + tsteq r2, r0, lsl #4 @ │ │ │ │ │ sbcseq fp, r3, r8, lsr #6 │ │ │ │ │ tsteq r6, r8, lsl r1 │ │ │ │ │ smlaltteq r5, r0, r8, fp │ │ │ │ │ tsteq fp, r8, asr #1 │ │ │ │ │ sbceq r5, r0, r8, lsr #11 │ │ │ │ │ cmpeq r9, r8, ror ip │ │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ │ @@ -3874797,15 +3874789,15 @@ │ │ │ │ │ cmpeq sp, r0, asr #22 │ │ │ │ │ sbceq sl, r3, r8, lsl #30 │ │ │ │ │ cmneq r0, r0, lsr r4 │ │ │ │ │ ... │ │ │ │ │ tsteq ip, r8, lsl #15 │ │ │ │ │ @ instruction: 0x011846f0 │ │ │ │ │ sbceq r6, r0, r8, lsl #25 │ │ │ │ │ - tsteq ip, r8, lsl #21 │ │ │ │ │ + cmpeq r9, r0, lsr r9 │ │ │ │ │ ... │ │ │ │ │ ldrsbeq pc, [r3], #120 @ 0x78 @ │ │ │ │ │ cmpeq r2, r0, lsl r5 │ │ │ │ │ teqeq r0, r8, ror #13 │ │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ │ rscseq r7, r9, r8, asr r5 │ │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ │ @@ -3874880,18 +3874872,17 @@ │ │ │ │ │ teqeq r0, r0 @ │ │ │ │ │ cmpeq pc, r0, asr #18 │ │ │ │ │ sbceq r8, r0, r0, ror #14 │ │ │ │ │ cmpeq r3, r0, asr #3 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r3, r8, ror #3 │ │ │ │ │ ldrsheq r5, [fp, #-200] @ 0xffffff38 │ │ │ │ │ - adcseq r1, r4, r8, lsr #1 │ │ │ │ │ - cmpeq r1, r8, lsl #6 @ │ │ │ │ │ strdeq r5, [r0], #208 @ 0xd0 │ │ │ │ │ cmpeq fp, r8, asr r2 │ │ │ │ │ + ... │ │ │ │ │ sbceq r8, r3, r8, lsl r4 │ │ │ │ │ cmpeq pc, r0, lsl #9 │ │ │ │ │ ... │ │ │ │ │ smulleq sl, r0, r0, r4 │ │ │ │ │ cmpeq fp, r8, lsl r3 │ │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ │ tsteq sp, r8, lsr #27 │ │ │ │ │ @@ -3874914,15 +3874905,15 @@ │ │ │ │ │ ... │ │ │ │ │ teqeq r0, r8, lsl #25 │ │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ │ @ instruction: 0x011e17d8 │ │ │ │ │ tsteq fp, r0, lsl #3 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r8, asr #27 │ │ │ │ │ - tsteq r2, r0, lsl #30 │ │ │ │ │ + tsteq sl, r8, asr #1 │ │ │ │ │ ... │ │ │ │ │ cmpeq r1, r8, asr sl │ │ │ │ │ cmpeq r6, r8, ror #9 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0x0156f198 │ │ │ │ │ tsteq r3, r0, ror #12 @ │ │ │ │ │ sbceq r7, r0, r8, lsr r2 │ │ │ │ │ @@ -3875006,15 +3874997,15 @@ │ │ │ │ │ sbcseq fp, r3, r8, lsr r2 │ │ │ │ │ cmpeq r9, r0, lsr r0 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r3, r0, asr #23 │ │ │ │ │ tsteq r0, r0, ror #24 │ │ │ │ │ ... │ │ │ │ │ sbceq r5, r0, r8, ror #3 │ │ │ │ │ - cmpeq r9, r0, ror r6 │ │ │ │ │ + cmpeq r2, r0, lsl #17 │ │ │ │ │ ... │ │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ │ tsteq pc, r0, lsl #9 │ │ │ │ │ ... │ │ │ │ │ ldrsbeq ip, [ip, -r0] │ │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ │ rscseq r1, fp, r8, lsr #16 │ │ │ │ │ @@ -3875035,15 +3875026,15 @@ │ │ │ │ │ cmneq r1, r8, lsr #2 │ │ │ │ │ sbcseq r4, r4, r8, asr pc │ │ │ │ │ smceq 46704 @ 0xb670 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r8, lsr #31 │ │ │ │ │ ldrsbeq fp, [sp, -r8] │ │ │ │ │ sbceq r7, r0, r0, lsl #31 │ │ │ │ │ - ldrsbeq ip, [fp, #-200] @ 0xffffff38 │ │ │ │ │ + cmpeq sp, r0, lsr #16 │ │ │ │ │ ... │ │ │ │ │ strdeq r8, [r0], #168 @ 0xa8 │ │ │ │ │ cmpeq r2, r8, lsr #8 │ │ │ │ │ sbcseq r9, r4, r8, ror #28 │ │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r0, lsr #22 │ │ │ │ │ @@ -3875095,17 +3875086,14 @@ │ │ │ │ │ cmpeq sp, r8, asr #17 │ │ │ │ │ ldrheq fp, [r2, #-112] @ 0xffffff90 │ │ │ │ │ cmpeq sp, r8, ror #10 │ │ │ │ │ ... │ │ │ │ │ rscseq pc, sl, r8, lsr #31 │ │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ │ ... │ │ │ │ │ - sbceq r5, r0, r0, ror #29 │ │ │ │ │ - ldrsheq lr, [pc, #-48] @ 16ce36c <__bss_end__@@Base+0xfd0cbc> │ │ │ │ │ - ... │ │ │ │ │ ldrdeq fp, [r0, #-200] @ 0xffffff38 │ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ │ ... │ │ │ │ │ ldrheq sl, [r4], #32 │ │ │ │ │ cmpeq r5, r8, lsr #2 │ │ │ │ │ ... │ │ │ │ │ sbceq r8, r0, r8 │ │ │ │ │ @@ -3875127,15 +3875115,15 @@ │ │ │ │ │ sbceq r7, r0, r8, ror #23 │ │ │ │ │ cmpeq r7, r0, ror #27 │ │ │ │ │ sbceq r9, r0, r0, ror r1 │ │ │ │ │ @ instruction: 0x0117f1d0 │ │ │ │ │ sbceq r8, r3, r0, lsl ip │ │ │ │ │ @ instruction: 0x011ab390 │ │ │ │ │ strdeq r6, [r0], #8 │ │ │ │ │ - ldrsbeq r8, [sl, #-120] @ 0xffffff88 │ │ │ │ │ + cmpeq fp, r0, lsr r5 │ │ │ │ │ cmpeq r2, r8, lsr #11 │ │ │ │ │ cmpeq lr, r8, ror sp │ │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ │ cmpeq fp, r0, lsr r1 │ │ │ │ │ sbcseq sl, r4, r0, lsr #12 │ │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ │ ldrsbeq lr, [r6, #-240] @ 0xffffff10 │ │ │ │ │ @@ -3875144,22 +3875132,22 @@ │ │ │ │ │ cmpeq r9, r0, lsl #4 │ │ │ │ │ sbceq sl, r0, r8, asr sl │ │ │ │ │ ldrsheq fp, [r9, #-64] @ 0xffffffc0 │ │ │ │ │ smulleq r7, r0, r8, r6 │ │ │ │ │ ldrsheq r4, [ip, #-72] @ 0xffffffb8 │ │ │ │ │ sbceq sl, r0, r8, lsr #6 │ │ │ │ │ @ instruction: 0x015e7b98 │ │ │ │ │ - rscseq r8, fp, r8, asr #2 │ │ │ │ │ - cmpeq r4, r8, ror #15 │ │ │ │ │ + sbceq sl, r0, r8, ror r8 │ │ │ │ │ + tsteq r7, r0, lsl #25 │ │ │ │ │ sbceq r6, r0, r0, lsl ip │ │ │ │ │ tsteq r7, r8, lsl #31 │ │ │ │ │ sbcseq lr, r4, r0, ror #4 │ │ │ │ │ tsteq sp, r0, ror #27 │ │ │ │ │ - sbceq sl, r0, r8, ror r8 │ │ │ │ │ - cmneq r0, r8, asr #11 │ │ │ │ │ + rscseq r8, fp, r8, asr #2 │ │ │ │ │ + cmpeq r4, r8, ror #15 │ │ │ │ │ ... │ │ │ │ │ strheq r9, [r0], #232 @ 0xe8 │ │ │ │ │ cmpeq r8, r8, lsr #5 │ │ │ │ │ ... │ │ │ │ │ hvceq 1376 @ 0x560 │ │ │ │ │ cmneq r0, r8, asr lr │ │ │ │ │ ... │ │ │ │ │ @@ -3875283,14 +3875271,16 @@ │ │ │ │ │ sbcseq sl, r4, r0, lsl #6 │ │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ │ ... │ │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ │ smlalseq r0, fp, r0, r9 │ │ │ │ │ cmpeq r5, r8, lsr #16 │ │ │ │ │ + sbceq r2, r2, r0, lsr #2 │ │ │ │ │ + cmpeq r3, r8, lsr #19 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r3, r0, asr #28 │ │ │ │ │ cmpeq r5, r8, lsl ip │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, lsr r7 │ │ │ │ │ cmpeq sp, r0, lsr #3 │ │ │ │ │ sbceq r5, r0, r8, lsr r2 │ │ │ │ │ @@ -3875349,14 +3875339,16 @@ │ │ │ │ │ ldrheq r5, [r8, #-48] @ 0xffffffd0 │ │ │ │ │ tsteq lr, r8, lsr #11 │ │ │ │ │ cmpeq r9, r8, lsl #30 │ │ │ │ │ strheq r8, [r0], #192 @ 0xc0 │ │ │ │ │ tsteq r2, r8, lsr r1 │ │ │ │ │ sbceq r7, r0, r0, asr #18 │ │ │ │ │ cmpeq r7, r8, lsr #14 │ │ │ │ │ + sbceq r5, r2, r0, lsl #6 │ │ │ │ │ + ldrheq lr, [r1, #-112] @ 0xffffff90 │ │ │ │ │ sbceq r4, r0, r0, lsl r2 │ │ │ │ │ cmpeq r2, r8, ror #29 │ │ │ │ │ ldrsheq pc, [r6, #-88] @ 0xffffffa8 @ │ │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, lsl r4 @ │ │ │ │ │ tsteq r3, r8, lsl #11 │ │ │ │ │ @@ -3875406,22 +3875398,22 @@ │ │ │ │ │ rscseq r1, fp, r0, lsl r7 │ │ │ │ │ cmpeq ip, r0, lsr #22 │ │ │ │ │ ... │ │ │ │ │ sbcseq r9, r4, r8, asr #17 │ │ │ │ │ cmpeq r8, r0, asr #27 │ │ │ │ │ tsteq sl, r0, lsl #11 │ │ │ │ │ @ instruction: 0x011afa90 │ │ │ │ │ + smulleq r6, r0, r0, r4 │ │ │ │ │ + smlabteq pc, r0, r6, r0 @ │ │ │ │ │ cmpeq r6, r8, ror #13 │ │ │ │ │ ldrsbeq r6, [sp, #-104] @ 0xffffff98 │ │ │ │ │ - ldrsbeq r4, [r4], #0 │ │ │ │ │ - cmneq r0, r0, lsl #13 │ │ │ │ │ cmpeq r0, r8, lsl lr │ │ │ │ │ @ instruction: 0x01121eb0 │ │ │ │ │ - smulleq r6, r0, r0, r4 │ │ │ │ │ - cmneq r1, r8, asr r9 │ │ │ │ │ + ldrsbeq r4, [r4], #0 │ │ │ │ │ + cmneq r0, r0, lsl #13 │ │ │ │ │ ... │ │ │ │ │ ldrdeq r7, [r0], #40 @ 0x28 │ │ │ │ │ tsteq r5, r0, ror #8 @ │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r0, asr #3 │ │ │ │ │ cmpeq sl, r8, lsr #22 │ │ │ │ │ sbcseq r8, r4, r0, lsl #21 │ │ │ │ │ @@ -3875527,30 +3875519,33 @@ │ │ │ │ │ smulleq sl, r0, r8, r1 │ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ │ ... │ │ │ │ │ cmpeq r2, r0, lsr sl │ │ │ │ │ ldrsbeq r7, [r4, #-8] │ │ │ │ │ cmpeq r1, r8, asr r5 │ │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ │ + sbceq r3, r2, r8, asr #2 │ │ │ │ │ + cmpeq r5, r8, lsr #2 │ │ │ │ │ sbceq r6, r0, r0, lsr r0 │ │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ │ rscseq r0, fp, r8, asr #2 │ │ │ │ │ cmpeq r3, r8, asr #7 │ │ │ │ │ - rscseq r8, fp, r8, ror #3 │ │ │ │ │ - ldrsheq pc, [ip, #-128] @ 0xffffff80 @ │ │ │ │ │ cmpeq r6, r0, ror r6 │ │ │ │ │ cmpeq fp, r0, ror r5 │ │ │ │ │ + rscseq r8, fp, r8, ror #3 │ │ │ │ │ + ldrsheq pc, [ip, #-128] @ 0xffffff80 @ │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r0, r0, lsr #17 │ │ │ │ │ @ instruction: 0x011897b8 │ │ │ │ │ rscseq r0, fp, r8, lsr #31 │ │ │ │ │ cmpeq r2, r0, asr #8 │ │ │ │ │ teqeq r0, r0, lsl ip │ │ │ │ │ @ instruction: 0x01129b90 │ │ │ │ │ - ... │ │ │ │ │ + strdeq r0, [r3], #88 @ 0x58 │ │ │ │ │ + cmpeq lr, r0, lsr #1 │ │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ │ ldrheq r8, [r2, #-184] @ 0xffffff48 │ │ │ │ │ sbceq r6, r0, r8, lsr #31 │ │ │ │ │ cmneq r0, r0, lsr #4 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r0, r8, lsr #11 │ │ │ │ │ cmpeq r7, r0, ror #5 │ │ │ │ │ @@ -3875587,15 +3875582,15 @@ │ │ │ │ │ tsteq ip, r8, asr r0 │ │ │ │ │ tsteq r8, r8, lsl #29 @ │ │ │ │ │ smulleq r8, r0, r0, lr │ │ │ │ │ cmpeq r8, r8, lsl #29 │ │ │ │ │ ldrsbteq r0, [fp], #80 @ 0x50 │ │ │ │ │ cmpeq lr, r0, lsl r5 │ │ │ │ │ strdeq r5, [r0], #128 @ 0x80 │ │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ │ + tsteq sp, r0, lsl r0 │ │ │ │ │ sbceq sl, r0, r8, ror #28 │ │ │ │ │ ldrsbeq r8, [r2, #-200] @ 0xffffff38 │ │ │ │ │ sbceq r9, r0, r8, lsl r9 │ │ │ │ │ ldrsbeq r4, [r8, #-240] @ 0xffffff10 │ │ │ │ │ sbceq fp, r0, r8, lsr #1 │ │ │ │ │ tsteq r7, r8, lsr #22 │ │ │ │ │ ... │ │ │ │ │ @@ -3875652,15 +3875647,15 @@ │ │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ │ cmpeq r6, r0, asr #23 │ │ │ │ │ ldrheq r7, [fp, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq r6, r0, ror #29 │ │ │ │ │ cmpeq ip, r0, lsr #23 │ │ │ │ │ ... │ │ │ │ │ strdeq r6, [r0], #208 @ 0xd0 │ │ │ │ │ - tsteq sl, r8, asr #1 │ │ │ │ │ + tsteq r2, r0, lsl #30 │ │ │ │ │ strheq r4, [r3], #112 @ 0x70 │ │ │ │ │ tsteq r7, r0, lsl lr │ │ │ │ │ sbceq sl, r0, r0, asr r3 │ │ │ │ │ tsteq r2, r0, lsr #25 │ │ │ │ │ smulleq r9, r3, r8, r1 │ │ │ │ │ tsteq ip, r0, lsl #29 │ │ │ │ │ hvceq 1120 @ 0x460 │ │ │ │ │ @@ -3875725,22 +3875720,20 @@ │ │ │ │ │ ... │ │ │ │ │ ldrdeq r9, [r3], #120 @ 0x78 │ │ │ │ │ cmpeq r2, r8, asr #20 │ │ │ │ │ ... │ │ │ │ │ sbceq r5, r0, r0, asr #8 │ │ │ │ │ cmpeq r5, r0, ror #22 │ │ │ │ │ ... │ │ │ │ │ - sbceq r4, r3, r8, asr #2 │ │ │ │ │ - cmpeq lr, r0, asr r3 │ │ │ │ │ sbcseq r9, r4, r0, asr r8 │ │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ │ sbceq r8, r3, r8, lsr #6 │ │ │ │ │ @ instruction: 0x011c73b8 │ │ │ │ │ sbceq r4, r0, r8, lsr ip │ │ │ │ │ - ldrsheq pc, [sl, #-24] @ 0xffffffe8 @ │ │ │ │ │ + tsteq lr, r0, lsl ip │ │ │ │ │ sbceq r7, r3, r8, lsl #20 │ │ │ │ │ cmpeq ip, r8, lsl #30 │ │ │ │ │ ldrsheq ip, [r4], #208 @ 0xd0 │ │ │ │ │ cmpeq sp, r0, lsl #10 │ │ │ │ │ msreq CPSR_fsxc, r8, lsl r9 │ │ │ │ │ @ instruction: 0x01578d98 │ │ │ │ │ ... │ │ │ │ │ @@ -3875782,16 +3875775,14 @@ │ │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ │ sbceq sl, r0, r0, asr #18 │ │ │ │ │ tsteq ip, r8, ror #23 │ │ │ │ │ ldrsbeq pc, [r6, #-0] @ │ │ │ │ │ cmpeq sp, r0, ror r5 @ │ │ │ │ │ cmpeq r6, r0, lsr #2 @ │ │ │ │ │ @ instruction: 0x011adcf0 │ │ │ │ │ - sbceq r2, r2, r8, asr #2 │ │ │ │ │ - cmpeq r3, r8, lsr #19 │ │ │ │ │ rscseq pc, sl, r0, ror fp @ │ │ │ │ │ cmpeq fp, r0, ror r7 │ │ │ │ │ sbceq r5, r0, r8, asr #27 │ │ │ │ │ ldrsheq r1, [ip, #-224] @ 0xffffff20 │ │ │ │ │ ldrsbeq r9, [r4], #240 @ 0xf0 │ │ │ │ │ cmpeq lr, r8, lsr #12 │ │ │ │ │ smlaltbeq ip, r0, r8, r0 │ │ │ │ │ @@ -3875802,15 +3875793,15 @@ │ │ │ │ │ ... │ │ │ │ │ smlabbeq fp, r0, pc, sp @ │ │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ │ sbceq r6, r0, r0, lsl #31 │ │ │ │ │ cmneq r0, r0, lsl lr │ │ │ │ │ ... │ │ │ │ │ sbceq r4, r0, r8, ror r3 │ │ │ │ │ - cmpeq r8, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x011427f0 │ │ │ │ │ ... │ │ │ │ │ sbceq r5, r0, r0, ror r1 │ │ │ │ │ ldrsbeq r6, [r4, #-200] @ 0xffffff38 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r0, asr r3 │ │ │ │ │ cmneq r1, r0, lsl r9 │ │ │ │ │ ... │ │ │ │ │ @@ -3875898,15 +3875889,15 @@ │ │ │ │ │ ... │ │ │ │ │ cmpeq r0, r8, asr #12 │ │ │ │ │ cmpeq sl, r0, lsl #7 │ │ │ │ │ ... │ │ │ │ │ smulleq r7, r3, r0, r4 │ │ │ │ │ tsteq r9, r8, lsr r5 │ │ │ │ │ sbceq sl, r0, r8, ror #13 │ │ │ │ │ - tsteq lr, r0, lsr #10 │ │ │ │ │ + @ instruction: 0x011ee4f0 │ │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ │ tsteq sp, r0, lsr #1 @ │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, ror #8 @ │ │ │ │ │ cmpeq pc, r0, lsr #11 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r0, lsr r0 │ │ │ │ │ @@ -3875920,23 +3875911,26 @@ │ │ │ │ │ sbceq r1, r3, r8, lsl r9 │ │ │ │ │ cmpeq r1, r0, lsl #21 @ │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8 │ │ │ │ │ tsteq sp, r0, asr r4 │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r0, r0, lsr pc │ │ │ │ │ - cmpeq sp, r0, lsr #16 │ │ │ │ │ + strdeq r7, [r0, #-144]! @ 0xffffff70 │ │ │ │ │ ldrsbeq r8, [r4], #240 @ 0xf0 │ │ │ │ │ cmpeq r8, r8, asr sp @ │ │ │ │ │ cmpeq r4, r8, lsr #31 │ │ │ │ │ ldrdeq r2, [sp, -r8] │ │ │ │ │ ... │ │ │ │ │ sbceq r7, r3, r8, lsr #6 │ │ │ │ │ tsteq r2, r8, asr #17 │ │ │ │ │ ... │ │ │ │ │ + sbceq r4, r3, r0, lsr #2 │ │ │ │ │ + cmpeq lr, r0, asr r3 │ │ │ │ │ + ... │ │ │ │ │ sbcseq r9, r4, r0, ror fp │ │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ │ ... │ │ │ │ │ cmpeq r6, r8, lsr #1 │ │ │ │ │ cmpeq r6, r8, lsr #17 │ │ │ │ │ ... │ │ │ │ │ rscseq ip, sl, r0, lsl r7 │ │ │ │ │ @@ -3876059,14 +3876053,16 @@ │ │ │ │ │ ldrdeq r2, [r2, #-96]! @ 0xffffffa0 │ │ │ │ │ ... │ │ │ │ │ strheq r7, [r0], #192 @ 0xc0 │ │ │ │ │ cmpeq r8, r8, ror r1 │ │ │ │ │ sbceq r9, r3, r0, lsl r7 │ │ │ │ │ cmpeq pc, r0, asr #4 │ │ │ │ │ ... │ │ │ │ │ + sbceq sl, r0, r0, ror #29 │ │ │ │ │ + cmpeq sl, r0, ror r8 │ │ │ │ │ sbceq r4, r0, r8, lsr #16 │ │ │ │ │ tsteq r2, r0, lsl #27 │ │ │ │ │ ldrshteq r9, [r9], #8 │ │ │ │ │ cmpeq sl, r8, lsr #26 │ │ │ │ │ sbceq r9, r3, r0, lsl ip │ │ │ │ │ cmpeq r2, r0, lsl #17 │ │ │ │ │ ... │ │ │ │ │ @@ -3876202,15 +3876198,15 @@ │ │ │ │ │ ... │ │ │ │ │ sbceq r0, r3, r8, lsl r9 │ │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ │ cmpeq r6, r8, asr #7 │ │ │ │ │ @ instruction: 0x011e36f8 │ │ │ │ │ ... │ │ │ │ │ sbceq r6, r0, r0, lsl #11 │ │ │ │ │ - ldrsheq r3, [r5, #-160] @ 0xffffff60 │ │ │ │ │ + ldrheq ip, [r8, #-136] @ 0xffffff78 │ │ │ │ │ sbcseq ip, r4, r0, lsl r7 │ │ │ │ │ @ instruction: 0x0117adf8 │ │ │ │ │ ... │ │ │ │ │ sbceq r9, r0, r0, lsl #21 │ │ │ │ │ cmpeq fp, r0, asr r2 │ │ │ │ │ strheq fp, [r0, #-152] @ 0xffffff68 │ │ │ │ │ cmpeq r4, r0, lsr #2 │ │ │ │ │ @@ -3929422,15 +3929418,15 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq sl, r8, lsl r1 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ │ ... │ │ │ │ │ - mlaseq r3, r6, fp, r8 │ │ │ │ │ + mlaseq r3, r6, fp, r0 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq sl, r8, asr #2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ @@ -3929581,238 +3929577,237 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq sl, r8, asr #16 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x017f2290 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpeq sl, r8, asr r8 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + ldrsbeq r2, [pc, #-40] @ 17f2274 <__bss_end__@@Base+0x10f4bc4> │ │ │ │ │ + cmneq fp, r8, lsl #15 │ │ │ │ │ + ... │ │ │ │ │ + eorseq r0, r7, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ @ instruction: 0x008e13b8 │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r2, [pc, #-32] @ 17f2294 <__bss_end__@@Base+0x10f4be4> │ │ │ │ │ - @ instruction: 0x017f2290 │ │ │ │ │ - ... │ │ │ │ │ - subeq r0, r6, sl │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ smlaltteq r4, fp, r0, pc @ │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq pc, r8, lsl #6 │ │ │ │ │ + cmneq pc, r8, lsr #5 │ │ │ │ │ + ... │ │ │ │ │ + subeq r0, r6, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcseq r2, r2, r0, lsr r4 │ │ │ │ │ + strhteq sl, [r1], #224 @ 0xe0 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, pc, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, lsr #6 │ │ │ │ │ - ldrsbeq r2, [pc, #-40] @ 17f22d8 <__bss_end__@@Base+0x10f4c28> │ │ │ │ │ + cmneq pc, r8, lsr r3 @ │ │ │ │ │ + ldrsheq r2, [pc, #-32] @ 17f22f8 <__bss_end__@@Base+0x10f4c48> │ │ │ │ │ ... │ │ │ │ │ ldrbeq r0, [pc], -sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ addeq r1, lr, r8, asr #8 │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, asr r3 @ │ │ │ │ │ - cmneq pc, r8, lsl #6 │ │ │ │ │ + cmneq pc, r8, ror #6 │ │ │ │ │ + cmneq pc, r0, lsr #6 │ │ │ │ │ ... │ │ │ │ │ subeq r0, r5, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - @ instruction: 0x014b4f98 │ │ │ │ │ + rsbseq r6, sp, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, lsl #7 │ │ │ │ │ - cmneq pc, r8, lsr r3 @ │ │ │ │ │ + @ instruction: 0x017f2398 │ │ │ │ │ + cmneq pc, r0, asr r3 @ │ │ │ │ │ ... │ │ │ │ │ eorseq r0, sl, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcseq r2, r2, r0, lsr #28 │ │ │ │ │ + cmpeq r6, r8, lsr #6 │ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ │ andeq r0, r0, r3, asr r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r2, [pc, #-48] @ 17f235c <__bss_end__@@Base+0x10f4cac> │ │ │ │ │ - cmneq pc, r8, ror #6 │ │ │ │ │ + cmneq pc, r8, asr #7 │ │ │ │ │ + cmneq pc, r0, lsl #7 │ │ │ │ │ ... │ │ │ │ │ ldrbeq r0, [r3], -sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcseq r3, r2, r0, lsl r8 │ │ │ │ │ + rsbseq r6, sp, r0, asr #28 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, ror #7 │ │ │ │ │ - @ instruction: 0x017f2398 │ │ │ │ │ + ldrsheq r2, [pc, #-56] @ 17f239c <__bss_end__@@Base+0x10f4cec> │ │ │ │ │ + ldrheq r2, [pc, #-48] @ 17f23a8 <__bss_end__@@Base+0x10f4cf8> │ │ │ │ │ ... │ │ │ │ │ eorseq r0, r8, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ ldrdeq r1, [lr], r8 │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r2, [pc, #-56] @ 17f23b4 <__bss_end__@@Base+0x10f4d04> │ │ │ │ │ - cmneq pc, r8, asr #7 │ │ │ │ │ + cmneq pc, r0, lsl r4 @ │ │ │ │ │ + cmneq pc, r0, ror #7 │ │ │ │ │ ... │ │ │ │ │ subeq r0, r8, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, lsl r4 @ │ │ │ │ │ + cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi r5, r5, r8, ror r3 │ │ │ │ │ + ldccc 0, cr11, [sl] │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsr #8 │ │ │ │ │ - ldrsheq r2, [pc, #-56] @ 17f23e8 <__bss_end__@@Base+0x10f4d38> │ │ │ │ │ + cmneq pc, r0, asr #8 │ │ │ │ │ + cmneq pc, r0, lsl r4 @ │ │ │ │ │ ... │ │ │ │ │ subeq r0, r3, sl │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, asr #8 │ │ │ │ │ + cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi r5, r5, r8, asr #8 │ │ │ │ │ + ldccc 0, cr11, [sl, #832]! @ 0x340 │ │ │ │ │ muleq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, ror r4 @ │ │ │ │ │ - cmneq pc, r8, lsr #8 │ │ │ │ │ + cmneq pc, r8, lsl #9 │ │ │ │ │ + cmneq pc, r0, asr #8 │ │ │ │ │ ... │ │ │ │ │ subeq r0, r8, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - rsceq sl, r1, r8, asr #4 │ │ │ │ │ + rsceq sl, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsl #9 │ │ │ │ │ + cmneq pc, r0, lsr #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, ip, lsl r5 │ │ │ │ │ + ldccc 1, cr11, [sl, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, lsr #9 │ │ │ │ │ + ldrheq r2, [pc, #-72] @ 17f2464 <__bss_end__@@Base+0x10f4db4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, r8, lsr #10 │ │ │ │ │ + ldccc 1, cr11, [sl, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrheq r2, [pc, #-72] @ 17f2464 <__bss_end__@@Base+0x10f4db4> │ │ │ │ │ + ldrsbeq r2, [pc, #-64] @ 17f2484 <__bss_end__@@Base+0x10f4dd4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, ip, lsr #10 │ │ │ │ │ + ldccc 1, cr11, [sl, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r2, [pc, #-64] @ 17f2484 <__bss_end__@@Base+0x10f4dd4> │ │ │ │ │ + cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, r0, ror #10 │ │ │ │ │ + ldccc 1, cr11, [sl, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, ror #9 │ │ │ │ │ + cmneq pc, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, r8, ror #10 │ │ │ │ │ + ldccc 1, cr11, [sl, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, lsl #10 │ │ │ │ │ + cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, ip, ror r5 │ │ │ │ │ + ldccc 2, cr11, [sl, #16]! │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsl r5 @ │ │ │ │ │ + cmneq pc, r0, lsr r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, ip, lsl #11 │ │ │ │ │ + ldccc 2, cr11, [sl, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, lsr r5 @ │ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi r5, r5, r0, r5 @ │ │ │ │ │ + ldccc 2, cr11, [sl, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, asr #10 │ │ │ │ │ + cmneq pc, r0, ror #10 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi r5, r5, r4, r5 @ │ │ │ │ │ + ldccc 2, cr11, [sl, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, ror #10 │ │ │ │ │ + cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, ror r5 @ │ │ │ │ │ + @ instruction: 0x017f2590 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - @ instruction: 0x017f2590 │ │ │ │ │ + cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsr #11 │ │ │ │ │ + cmneq pc, r0, asr #11 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, asr #11 │ │ │ │ │ + ldrsbeq r2, [pc, #-88] @ 17f2574 <__bss_end__@@Base+0x10f4ec4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullmi r5, r5, r8, r5 @ │ │ │ │ │ + ldccc 2, cr11, [sl, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsbeq r2, [pc, #-88] @ 17f2574 <__bss_end__@@Base+0x10f4ec4> │ │ │ │ │ + ldrsheq r2, [pc, #-80] @ 17f2594 <__bss_end__@@Base+0x10f4ee4> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - ldrsheq r2, [pc, #-80] @ 17f2594 <__bss_end__@@Base+0x10f4ee4> │ │ │ │ │ + cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsl #12 │ │ │ │ │ + cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdmi r5, [r5], #92 @ 0x5c │ │ │ │ │ + ldccc 2, cr11, [sl, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsr r6 @ │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - eoreq sl, r6, r0, asr #6 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ strhteq r9, [r2], #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @@ -3929820,23 +3929815,23 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ eoreq sl, r6, r0, asr #6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, r8, lsr #12 │ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ │ + eoreq sl, r6, r0, asr #6 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r0, ror #13 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x007fb298 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ - andeq r0, r0, r8 │ │ │ │ │ + ldccc 2, cr11, [sl, #704]! @ 0x2c0 │ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq r9, r2, r8, ror r2 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ @@ -3929862,213 +3929857,219 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0x007fb298 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r0, lsl r7 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcmi r5, r5, ip, ror #20 │ │ │ │ │ - andeq r0, r0, r1, asr #32 │ │ │ │ │ - andeq r0, r0, r1, asr #32 │ │ │ │ │ + @ instruction: 0x007fb298 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ + andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ │ - sbcmi r5, r5, ip, ror #20 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldccc 6, cr11, [sl, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r0, asr #14 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - sbcmi r5, r5, ip, ror #20 │ │ │ │ │ + ldccc 6, cr11, [sl, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ │ + ldccc 6, cr11, [sl, #976]! @ 0x3d0 │ │ │ │ │ + andeq r0, r0, r1, asr #32 │ │ │ │ │ + andeq r0, r0, r1, asr #32 │ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ │ + cmneq pc, r0, ror r7 @ │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r0, ror r7 @ │ │ │ │ │ + cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhmi r5, [r5], #160 @ 0xa0 │ │ │ │ │ + ldccc 7, cr11, [sl, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - cmneq pc, r8, lsl #15 │ │ │ │ │ + cmneq pc, r0, lsr #15 │ │ │ │ │ addeq r2, r0, r8, asr #7 │ │ │ │ │ rscseq r7, sl, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r0, ror #22 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r2, r0, r0 │ │ │ │ │ andeq r2, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltbeq lr, sl, r8, r1 │ │ │ │ │ + strheq lr, [sl, #-16] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strheq lr, [sl, #-16] │ │ │ │ │ + strheq lr, [sl, #-24] @ 0xffffffe8 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlalbteq lr, sl, r0, r1 │ │ │ │ │ + smlalbteq lr, sl, r8, r1 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r0, ror #16 │ │ │ │ │ + strheq r4, [fp, #-128] @ 0xffffff80 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, ror #16 │ │ │ │ │ + strheq r4, [fp, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, ror r8 │ │ │ │ │ + smlalbteq r4, fp, r8, r8 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhteq pc, [r5], #80 @ 0x50 @ │ │ │ │ │ + strhteq pc, [r5], #88 @ 0x58 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhteq pc, [r5], #88 @ 0x58 @ │ │ │ │ │ + rsceq pc, r5, r0, asr #11 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq pc, r5, r8, asr #11 │ │ │ │ │ + ldrdeq pc, [r5], #80 @ 0x50 @ │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq ip, [r8], r0 │ │ │ │ │ + ldrdeq ip, [r8], r8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ │ + addeq ip, r8, r0, ror #31 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq ip, r8, r8, ror #31 │ │ │ │ │ + strdeq ip, [r8], r0 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq lr, [ip], #144 @ 0x90 │ │ │ │ │ + ldrdeq lr, [ip], #152 @ 0x98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq lr, [ip], #152 @ 0x98 │ │ │ │ │ + sbceq lr, ip, r0, ror #19 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq lr, ip, r8, ror #19 │ │ │ │ │ + strdeq lr, [ip], #144 @ 0x90 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaleq fp, r1, r0, r8 │ │ │ │ │ + smlaltteq r4, fp, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaleq fp, r1, r8, r8 │ │ │ │ │ + smlaltteq r4, fp, r8, r8 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, lsr #17 │ │ │ │ │ + strdeq r4, [fp, #-136] @ 0xffffff78 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r8, ror r3 @ │ │ │ │ │ + addeq r6, pc, r0, lsl #7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r0, lsl #7 │ │ │ │ │ + addeq r6, pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - umulleq r6, pc, r0, r3 @ │ │ │ │ │ + umulleq r6, pc, r8, r3 @ │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq ip, r8, r0, lsl sp │ │ │ │ │ + addeq ip, r8, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq ip, r8, r8, lsl sp │ │ │ │ │ + addeq ip, r8, r0, lsr #26 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq ip, r8, r8, lsr #26 │ │ │ │ │ + addeq ip, r8, r0, lsr sp │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r9, r6, r0, lsl #18 │ │ │ │ │ + sbceq r9, r6, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r9, r6, r8, lsl #18 │ │ │ │ │ + sbceq r9, r6, r0, lsl r9 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r9, r6, r8, lsl r9 │ │ │ │ │ + sbceq r9, r6, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r3, r0, lsr #11 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ @@ -3930084,41991 +3930085,41985 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ sbcseq r8, r3, r0, asr #11 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strheq r7, [pc], r0 │ │ │ │ │ + strheq r7, [pc], r8 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r7, pc, r0, asr #1 │ │ │ │ │ + addeq r7, pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r7, [pc], r0 │ │ │ │ │ + ldrdeq r7, [pc], r8 │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r4, [lr], r0 │ │ │ │ │ + ldrdeq r4, [lr], r8 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r4, [lr], r8 │ │ │ │ │ + addeq r4, lr, r0, ror #5 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r4, lr, r8, ror #5 │ │ │ │ │ + strdeq r4, [lr], r0 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r0, r8, asr r6 │ │ │ │ │ + cmpeq r0, r0, ror #12 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r0, r0, ror #12 │ │ │ │ │ + cmpeq r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - hvceq 96 @ 0x60 │ │ │ │ │ + hvceq 104 @ 0x68 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r5, r8, ror #21 │ │ │ │ │ + strdeq r8, [r5], #160 @ 0xa0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r8, [r5], #160 @ 0xa0 @ │ │ │ │ │ + strdeq r8, [r5], #168 @ 0xa8 @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r5, r0, lsl #22 │ │ │ │ │ + rsceq r8, r5, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r0, r0, r8, ror #6 │ │ │ │ │ + rsceq r0, r0, r0, ror r3 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r0, r0, r0, ror r3 │ │ │ │ │ + rsceq r0, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r0, r0, r0, lsl #7 │ │ │ │ │ + rsceq r0, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r8, ror #18 │ │ │ │ │ + sbcseq pc, pc, r0, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r0, ror r9 @ │ │ │ │ │ + sbcseq pc, pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r0, lsl #19 │ │ │ │ │ + sbcseq pc, pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r0, ror #10 │ │ │ │ │ + sbcseq pc, pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r8, ror #10 │ │ │ │ │ + sbcseq pc, pc, r0, ror r5 @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r8, ror r5 @ │ │ │ │ │ + sbcseq pc, pc, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq pc, r5, r8, lsr #20 │ │ │ │ │ + rsceq pc, r5, r0, lsr sl @ │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq pc, r5, r0, lsr sl @ │ │ │ │ │ + rsceq pc, r5, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq pc, r5, r0, asr #20 │ │ │ │ │ + rsceq pc, r5, r8, asr #20 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smulleq r8, r6, r8, sp │ │ │ │ │ + sbceq r8, r6, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r8, r6, r0, lsr #27 │ │ │ │ │ + sbceq r8, r6, r8, lsr #27 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strheq r8, [r6], #208 @ 0xd0 │ │ │ │ │ + strheq r8, [r6], #216 @ 0xd8 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r2, r8, lsr #22 │ │ │ │ │ + rsceq r8, r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r2, r0, lsr fp │ │ │ │ │ + rsceq r8, r2, r8, lsr fp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r2, r0, asr #22 │ │ │ │ │ + rsceq r8, r2, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r1, r8, ror #9 │ │ │ │ │ + strdeq r8, [r1], #64 @ 0x40 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r8, [r1], #64 @ 0x40 @ │ │ │ │ │ + strdeq r8, [r1], #72 @ 0x48 @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r1, r0, lsl #10 │ │ │ │ │ + rsceq r8, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhteq r7, [r1], #176 @ 0xb0 │ │ │ │ │ + strhteq r7, [r1], #184 @ 0xb8 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhteq r7, [r1], #184 @ 0xb8 │ │ │ │ │ + rsceq r7, r1, r0, asr #23 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r1, r8, asr #23 │ │ │ │ │ + ldrdeq r7, [r1], #176 @ 0xb0 @ │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r8, ror #8 │ │ │ │ │ + sbcseq r9, r3, r0, ror r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r0, ror r4 │ │ │ │ │ + sbcseq r9, r3, r8, ror r4 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r0, lsl #9 │ │ │ │ │ + sbcseq r9, r3, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq sl, r0, lsl sp │ │ │ │ │ + cmpeq sl, r8, lsl sp │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq sl, r8, lsl sp │ │ │ │ │ + cmpeq sl, r0, lsr #26 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq sl, r8, lsr #26 │ │ │ │ │ + cmpeq sl, r0, lsr sp │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x014ae298 │ │ │ │ │ + smlaltbeq lr, sl, r0, r2 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltbeq lr, sl, r0, r2 │ │ │ │ │ + smlaltbeq lr, sl, r8, r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strheq lr, [sl, #-32] @ 0xffffffe0 │ │ │ │ │ + strheq lr, [sl, #-40] @ 0xffffffd8 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltbeq r0, r0, r0, r6 @ │ │ │ │ │ + smlaltbeq r0, r0, r8, r6 @ │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r5 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltbeq r0, r0, r8, r6 @ │ │ │ │ │ + strheq r0, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strheq r0, [r0, #-104] @ 0xffffff98 │ │ │ │ │ + smlalbteq r0, r0, r0, r6 @ │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r0, r0, ror #2 │ │ │ │ │ + cmpeq r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - hvceq 272 @ 0x110 │ │ │ │ │ + hvceq 280 @ 0x118 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlalbbeq r1, r0, r0, r1 │ │ │ │ │ + smlalbbeq r1, r0, r8, r1 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq sl, r3, r8, lsl #9 │ │ │ │ │ + smullseq sl, r3, r0, r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smullseq sl, r3, r0, r4 │ │ │ │ │ + smullseq sl, r3, r8, r4 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq sl, r3, r0, lsr #9 │ │ │ │ │ + sbcseq sl, r3, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r0, fp, r0, asr r9 │ │ │ │ │ + sbcseq r0, fp, r8, asr r9 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r0, fp, r8, asr r9 │ │ │ │ │ + sbcseq r0, fp, r0, ror #18 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r0, fp, r8, ror #18 │ │ │ │ │ + sbcseq r0, fp, r0, ror r9 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r0, lsl pc │ │ │ │ │ + sbcseq r9, r3, r8, lsl pc │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r8, lsl pc │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr7, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #17 │ │ │ │ │ + ldccc 1, cr7, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #17 │ │ │ │ │ + ldccc 1, cr7, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr7, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #17 │ │ │ │ │ + ldccc 2, cr7, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #17 │ │ │ │ │ + ldccc 2, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-8] @ 17f30ac <__bss_end__@@Base+0x10f59fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-8] @ 17f30cc <__bss_end__@@Base+0x10f5a1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-8] @ 17f30ec <__bss_end__@@Base+0x10f5a3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #18 │ │ │ │ │ + ldccc 2, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr7, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-24] @ 17f319c <__bss_end__@@Base+0x10f5aec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr7, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-24] @ 17f31bc <__bss_end__@@Base+0x10f5b0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, r9 │ │ │ │ │ + ldccc 2, cr7, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr7, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-24] @ 17f31dc <__bss_end__@@Base+0x10f5b2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr7, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr7, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr7, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #19 │ │ │ │ │ + ldccc 2, cr7, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr7, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr7, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr7, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-40] @ 17f328c <__bss_end__@@Base+0x10f5bdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-40] @ 17f32ac <__bss_end__@@Base+0x10f5bfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-40] @ 17f32cc <__bss_end__@@Base+0x10f5c1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr7, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr7, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr7, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-56] @ 17f337c <__bss_end__@@Base+0x10f5ccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr7, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, sl │ │ │ │ │ + ldccc 3, cr7, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-56] @ 17f339c <__bss_end__@@Base+0x10f5cec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, sl │ │ │ │ │ + ldccc 3, cr7, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr7, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-56] @ 17f33bc <__bss_end__@@Base+0x10f5d0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr7, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr7, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr7, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr7, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr7, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr7, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr7, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-72] @ 17f346c <__bss_end__@@Base+0x10f5dbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-72] @ 17f348c <__bss_end__@@Base+0x10f5ddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-72] @ 17f34ac <__bss_end__@@Base+0x10f5dfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr7, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr7, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr7, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-88] @ 17f355c <__bss_end__@@Base+0x10f5eac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr7, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r0, fp │ │ │ │ │ + ldccc 4, cr7, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-88] @ 17f357c <__bss_end__@@Base+0x10f5ecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r8, fp │ │ │ │ │ + ldccc 4, cr7, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr7, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-88] @ 17f359c <__bss_end__@@Base+0x10f5eec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr7, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr7, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr7, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr7, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, asr #23 │ │ │ │ │ + ldccc 4, cr7, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr7, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, ror #23 │ │ │ │ │ + ldccc 5, cr7, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, ror #23 │ │ │ │ │ + ldccc 5, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-104] @ 17f364c <__bss_end__@@Base+0x10f5f9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsl ip │ │ │ │ │ + ldccc 5, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-104] @ 17f366c <__bss_end__@@Base+0x10f5fbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsl ip │ │ │ │ │ + ldccc 5, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-104] @ 17f368c <__bss_end__@@Base+0x10f5fdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r0, lsr ip │ │ │ │ │ + ldccc 5, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r0, r9, r8, lsr ip │ │ │ │ │ + ldccc 5, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr7, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr7, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr7, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr7, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr7, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr7, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-120] @ 17f373c <__bss_end__@@Base+0x10f608c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr7, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr7, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-120] @ 17f375c <__bss_end__@@Base+0x10f60ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r4, ip │ │ │ │ │ + ldccc 5, cr7, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, ip, ip │ │ │ │ │ + ldccc 5, cr7, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-120] @ 17f377c <__bss_end__@@Base+0x10f60cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr7, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr7, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr7, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr7, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr7, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr7, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr7, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr7, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr7, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr7, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr7, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr7, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-136] @ 17f382c <__bss_end__@@Base+0x10f617c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-136] @ 17f384c <__bss_end__@@Base+0x10f619c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr7, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr7, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-136] @ 17f386c <__bss_end__@@Base+0x10f61bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr7, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr7, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr7, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr7, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr7, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr7, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr7, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-152] @ 17f391c <__bss_end__@@Base+0x10f626c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr7, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr7, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-152] @ 17f393c <__bss_end__@@Base+0x10f628c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r4, sp │ │ │ │ │ + ldccc 6, cr7, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, ip, sp │ │ │ │ │ + ldccc 6, cr7, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-152] @ 17f395c <__bss_end__@@Base+0x10f62ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr7, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr7, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr7, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr7, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr7, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr7, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr7, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr7, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr7, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr7, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr7, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr7, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-168] @ 17f3a0c <__bss_end__@@Base+0x10f635c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-168] @ 17f3a2c <__bss_end__@@Base+0x10f637c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr7, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr7, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-168] @ 17f3a4c <__bss_end__@@Base+0x10f639c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr7, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr7, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr7, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr7, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr7, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr7, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr7, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-184] @ 17f3afc <__bss_end__@@Base+0x10f644c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr7, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr7, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-184] @ 17f3b1c <__bss_end__@@Base+0x10f646c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r4, lr │ │ │ │ │ + ldccc 7, cr7, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, ip, lr │ │ │ │ │ + ldccc 7, cr7, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-184] @ 17f3b3c <__bss_end__@@Base+0x10f648c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr7, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr7, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr7, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr7, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr7, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr7, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr7, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr7, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr7, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr7, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr7, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr7, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-200] @ 17f3bec <__bss_end__@@Base+0x10f653c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-200] @ 17f3c0c <__bss_end__@@Base+0x10f655c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr7, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr7, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-200] @ 17f3c2c <__bss_end__@@Base+0x10f657c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr7, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr7, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr7, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr7, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr7, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr7, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr7, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-216] @ 17f3cdc <__bss_end__@@Base+0x10f662c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr7, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr7, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-216] @ 17f3cfc <__bss_end__@@Base+0x10f664c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr7, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr7, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-216] @ 17f3d1c <__bss_end__@@Base+0x10f666c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr7, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr7, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr7, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr7, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr7, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr7, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr7, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr7, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe7904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe790c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbe7914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbe791c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-232] @ 17f3dcc <__bss_end__@@Base+0x10f671c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4 │ │ │ │ │ + @ instruction: 0x3dbe7924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip │ │ │ │ │ + @ instruction: 0x3dbe792c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-232] @ 17f3dec <__bss_end__@@Base+0x10f673c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe7934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe793c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r3, [pc, #-232] @ 17f3e0c <__bss_end__@@Base+0x10f675c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe7944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe794c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe7954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe795c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe7964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe796c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe7974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe797c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbe7984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbe798c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f3f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe7994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe799c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r3, [pc, #-248] @ 17f3ebc <__bss_end__@@Base+0x10f680c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe79a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe79ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r3, [pc, #-248] @ 17f3edc <__bss_end__@@Base+0x10f682c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbe79b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbe79bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe79c4 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe79cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe79d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe79dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe79e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe79ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe79f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe79fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe7a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe7a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe7a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-8] @ 17f40ac <__bss_end__@@Base+0x10f69fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe7a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe7a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-8] @ 17f40cc <__bss_end__@@Base+0x10f6a1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe7a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe7a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-8] @ 17f40ec <__bss_end__@@Base+0x10f6a3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe7a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe7a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe7a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe7a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe7a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe7a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe7a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe7a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe7a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe7a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe7a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe7a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-24] @ 17f419c <__bss_end__@@Base+0x10f6aec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe7a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe7aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-24] @ 17f41bc <__bss_end__@@Base+0x10f6b0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe7aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbe7ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-24] @ 17f41dc <__bss_end__@@Base+0x10f6b2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbe7abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe7ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe7acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe7ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe7adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe7ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe7aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe7af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe7afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe7b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe7b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe7b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-40] @ 17f428c <__bss_end__@@Base+0x10f6bdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe7b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe7b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-40] @ 17f42ac <__bss_end__@@Base+0x10f6bfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe7b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe7b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-40] @ 17f42cc <__bss_end__@@Base+0x10f6c1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe7b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe7b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe7b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe7b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe7b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe7b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe7b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe7b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe7b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe7b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe7b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe7b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-56] @ 17f437c <__bss_end__@@Base+0x10f6ccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe7b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe7ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-56] @ 17f439c <__bss_end__@@Base+0x10f6cec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe7bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbe7bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-56] @ 17f43bc <__bss_end__@@Base+0x10f6d0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbe7bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe7bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe7bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbe7bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbe7bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe7be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe7bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbe7bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbe7bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr7, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr7, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr7, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-72] @ 17f446c <__bss_end__@@Base+0x10f6dbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr7, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-72] @ 17f448c <__bss_end__@@Base+0x10f6ddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-72] @ 17f44ac <__bss_end__@@Base+0x10f6dfc> │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r1, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #6 │ │ │ │ │ + ldccc 12, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-88] @ 17f455c <__bss_end__@@Base+0x10f6eac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr7, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-88] @ 17f457c <__bss_end__@@Base+0x10f6ecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr7, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r0, r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-88] @ 17f459c <__bss_end__@@Base+0x10f6eec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r8, r3 │ │ │ │ │ + ldccc 12, cr7, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr7, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr7, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr7, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr7, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #7 │ │ │ │ │ + ldccc 12, cr7, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #7 │ │ │ │ │ + ldccc 12, cr7, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr7, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #7 │ │ │ │ │ + ldccc 13, cr7, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #7 │ │ │ │ │ + ldccc 13, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-104] @ 17f464c <__bss_end__@@Base+0x10f6f9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-104] @ 17f466c <__bss_end__@@Base+0x10f6fbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-104] @ 17f468c <__bss_end__@@Base+0x10f6fdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4798 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r1, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr7, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-120] @ 17f473c <__bss_end__@@Base+0x10f708c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-120] @ 17f475c <__bss_end__@@Base+0x10f70ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr7, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr7, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-120] @ 17f477c <__bss_end__@@Base+0x10f70cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r4 │ │ │ │ │ + ldccc 13, cr7, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr7, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr7, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr7, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr7, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr7, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr7, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr7, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr7, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr7, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr7, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-136] @ 17f482c <__bss_end__@@Base+0x10f717c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr7, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr7, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-136] @ 17f484c <__bss_end__@@Base+0x10f719c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-136] @ 17f486c <__bss_end__@@Base+0x10f71bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr7, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-152] @ 17f491c <__bss_end__@@Base+0x10f726c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-152] @ 17f493c <__bss_end__@@Base+0x10f728c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr7, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr7, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-152] @ 17f495c <__bss_end__@@Base+0x10f72ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r5 │ │ │ │ │ + ldccc 14, cr7, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr7, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr7, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr7, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr7, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr7, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr7, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - ldrdmi r1, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr7, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr7, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr7, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-168] @ 17f4a0c <__bss_end__@@Base+0x10f735c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr7, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr7, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-168] @ 17f4a2c <__bss_end__@@Base+0x10f737c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-168] @ 17f4a4c <__bss_end__@@Base+0x10f739c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr7, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-184] @ 17f4afc <__bss_end__@@Base+0x10f744c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-184] @ 17f4b1c <__bss_end__@@Base+0x10f746c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr7, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr7, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-184] @ 17f4b3c <__bss_end__@@Base+0x10f748c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr7, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr7, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr7, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr7, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr7, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr7, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr7, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr7, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr7, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr8, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-200] @ 17f4bec <__bss_end__@@Base+0x10f753c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr8, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr8, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-200] @ 17f4c0c <__bss_end__@@Base+0x10f755c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-200] @ 17f4c2c <__bss_end__@@Base+0x10f757c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-216] @ 17f4cdc <__bss_end__@@Base+0x10f762c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-216] @ 17f4cfc <__bss_end__@@Base+0x10f764c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-216] @ 17f4d1c <__bss_end__@@Base+0x10f766c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r7 │ │ │ │ │ + ldccc 0, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr8, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-232] @ 17f4dcc <__bss_end__@@Base+0x10f771c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr8, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr8, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-232] @ 17f4dec <__bss_end__@@Base+0x10f773c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr8, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r4, [pc, #-232] @ 17f4e0c <__bss_end__@@Base+0x10f775c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f4f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r4, [pc, #-248] @ 17f4ebc <__bss_end__@@Base+0x10f780c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r4, [pc, #-248] @ 17f4edc <__bss_end__@@Base+0x10f782c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr8, [lr, #672]! @ 0x2a0 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - smullmi r1, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r8 │ │ │ │ │ + ldccc 1, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-8] @ 17f50ac <__bss_end__@@Base+0x10f79fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr8, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-8] @ 17f50cc <__bss_end__@@Base+0x10f7a1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr8, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr8, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-8] @ 17f50ec <__bss_end__@@Base+0x10f7a3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr8, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-24] @ 17f519c <__bss_end__@@Base+0x10f7aec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-24] @ 17f51bc <__bss_end__@@Base+0x10f7b0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-24] @ 17f51dc <__bss_end__@@Base+0x10f7b2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, r9 │ │ │ │ │ + ldccc 2, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r1, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr8, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr8, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-40] @ 17f528c <__bss_end__@@Base+0x10f7bdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr8, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-40] @ 17f52ac <__bss_end__@@Base+0x10f7bfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr8, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr8, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-40] @ 17f52cc <__bss_end__@@Base+0x10f7c1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr8, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr8, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr8, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr8, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr8, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr8, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-56] @ 17f537c <__bss_end__@@Base+0x10f7ccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr8, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-56] @ 17f539c <__bss_end__@@Base+0x10f7cec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr8, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr8, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-56] @ 17f53bc <__bss_end__@@Base+0x10f7d0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr8, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr8, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr8, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r0, sl │ │ │ │ │ + ldccc 3, cr8, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r8, sl │ │ │ │ │ + ldccc 3, cr8, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr8, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr8, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr8, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr8, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr8, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr8, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr8, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-72] @ 17f546c <__bss_end__@@Base+0x10f7dbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr8, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-72] @ 17f548c <__bss_end__@@Base+0x10f7ddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr8, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr8, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-72] @ 17f54ac <__bss_end__@@Base+0x10f7dfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr8, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr8, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr8, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr8, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr8, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr8, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-88] @ 17f555c <__bss_end__@@Base+0x10f7eac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr8, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-88] @ 17f557c <__bss_end__@@Base+0x10f7ecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr8, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr8, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-88] @ 17f559c <__bss_end__@@Base+0x10f7eec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr8, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr8, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr8, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r0, fp │ │ │ │ │ + ldccc 4, cr8, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r8, fp │ │ │ │ │ + ldccc 4, cr8, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr8, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr8, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr8, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr8, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr8, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #23 │ │ │ │ │ + ldccc 4, cr8, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr8, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-104] @ 17f564c <__bss_end__@@Base+0x10f7f9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr8, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #23 │ │ │ │ │ + ldccc 5, cr8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-104] @ 17f566c <__bss_end__@@Base+0x10f7fbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #23 │ │ │ │ │ + ldccc 5, cr8, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr8, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-104] @ 17f568c <__bss_end__@@Base+0x10f7fdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr8, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl ip │ │ │ │ │ + ldccc 5, cr8, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl ip │ │ │ │ │ + ldccc 5, cr8, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr ip │ │ │ │ │ + ldccc 5, cr8, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr ip │ │ │ │ │ + ldccc 5, cr8, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr ip │ │ │ │ │ + ldccc 5, cr8, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-120] @ 17f573c <__bss_end__@@Base+0x10f808c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr ip │ │ │ │ │ + ldccc 5, cr8, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-120] @ 17f575c <__bss_end__@@Base+0x10f80ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #24 │ │ │ │ │ + ldccc 5, cr8, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror ip │ │ │ │ │ + ldccc 5, cr8, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-120] @ 17f577c <__bss_end__@@Base+0x10f80cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror ip │ │ │ │ │ + ldccc 5, cr8, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr8, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr8, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r0, ip │ │ │ │ │ + ldccc 5, cr8, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r8, ip │ │ │ │ │ + ldccc 5, cr8, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr8, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr8, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr8, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr8, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #25 │ │ │ │ │ + ldccc 5, cr8, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #25 │ │ │ │ │ + ldccc 5, cr8, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr8, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-136] @ 17f582c <__bss_end__@@Base+0x10f817c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr8, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #25 │ │ │ │ │ + ldccc 6, cr8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-136] @ 17f584c <__bss_end__@@Base+0x10f819c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #25 │ │ │ │ │ + ldccc 6, cr8, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr8, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-136] @ 17f586c <__bss_end__@@Base+0x10f81bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr8, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl sp │ │ │ │ │ + ldccc 6, cr8, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl sp │ │ │ │ │ + ldccc 6, cr8, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr sp │ │ │ │ │ + ldccc 6, cr8, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr sp │ │ │ │ │ + ldccc 6, cr8, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr sp │ │ │ │ │ + ldccc 6, cr8, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-152] @ 17f591c <__bss_end__@@Base+0x10f826c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr sp │ │ │ │ │ + ldccc 6, cr8, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-152] @ 17f593c <__bss_end__@@Base+0x10f828c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #26 │ │ │ │ │ + ldccc 6, cr8, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror sp │ │ │ │ │ + ldccc 6, cr8, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-152] @ 17f595c <__bss_end__@@Base+0x10f82ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror sp │ │ │ │ │ + ldccc 6, cr8, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr8, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr8, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r0, sp │ │ │ │ │ + ldccc 6, cr8, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r8, sp │ │ │ │ │ + ldccc 6, cr8, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr8, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr8, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr8, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr8, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, asr #27 │ │ │ │ │ + ldccc 6, cr8, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, asr #27 │ │ │ │ │ + ldccc 6, cr8, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr8, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-168] @ 17f5a0c <__bss_end__@@Base+0x10f835c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr8, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, ror #27 │ │ │ │ │ + ldccc 7, cr8, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-168] @ 17f5a2c <__bss_end__@@Base+0x10f837c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, ror #27 │ │ │ │ │ + ldccc 7, cr8, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr8, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-168] @ 17f5a4c <__bss_end__@@Base+0x10f839c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr8, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r1, r9, r0, lsl lr │ │ │ │ │ + ldccc 7, cr8, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-184] @ 17f5afc <__bss_end__@@Base+0x10f844c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-184] @ 17f5b1c <__bss_end__@@Base+0x10f846c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-184] @ 17f5b3c <__bss_end__@@Base+0x10f848c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, lr │ │ │ │ │ + ldccc 7, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, lr │ │ │ │ │ + ldccc 7, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-200] @ 17f5bec <__bss_end__@@Base+0x10f853c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-200] @ 17f5c0c <__bss_end__@@Base+0x10f855c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr8, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr8, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-200] @ 17f5c2c <__bss_end__@@Base+0x10f857c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr8, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr8, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-216] @ 17f5cdc <__bss_end__@@Base+0x10f862c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-216] @ 17f5cfc <__bss_end__@@Base+0x10f864c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-216] @ 17f5d1c <__bss_end__@@Base+0x10f866c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-232] @ 17f5dcc <__bss_end__@@Base+0x10f871c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-232] @ 17f5dec <__bss_end__@@Base+0x10f873c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe8904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe890c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r5, [pc, #-232] @ 17f5e0c <__bss_end__@@Base+0x10f875c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbe8914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbe891c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4 │ │ │ │ │ + @ instruction: 0x3dbe8924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip │ │ │ │ │ + @ instruction: 0x3dbe892c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe8934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe893c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe8944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe894c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe8954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe895c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f5f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe8964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe896c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r5, [pc, #-248] @ 17f5ebc <__bss_end__@@Base+0x10f880c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe8974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe897c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r5, [pc, #-248] @ 17f5edc <__bss_end__@@Base+0x10f882c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbe8984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbe898c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe8994 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe899c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe89a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe89ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbe89b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbe89bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe89c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe89cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe89d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe89dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe89e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-8] @ 17f60ac <__bss_end__@@Base+0x10f89fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe89ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe89f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-8] @ 17f60cc <__bss_end__@@Base+0x10f8a1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe89fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe8a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-8] @ 17f60ec <__bss_end__@@Base+0x10f8a3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe8a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe8a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe8a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe8a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe8a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe8a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe8a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe8a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe8a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe8a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe8a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe8a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-24] @ 17f619c <__bss_end__@@Base+0x10f8aec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe8a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe8a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-24] @ 17f61bc <__bss_end__@@Base+0x10f8b0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe8a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe8a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-24] @ 17f61dc <__bss_end__@@Base+0x10f8b2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe8a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe8a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe8a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe8aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe8aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbe8ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbe8abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe8ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe8acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe8ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe8adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe8ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-40] @ 17f628c <__bss_end__@@Base+0x10f8bdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe8aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe8af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-40] @ 17f62ac <__bss_end__@@Base+0x10f8bfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe8afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe8b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-40] @ 17f62cc <__bss_end__@@Base+0x10f8c1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe8b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe8b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe8b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe8b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe8b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe8b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe8b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe8b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe8b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe8b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe8b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe8b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-56] @ 17f637c <__bss_end__@@Base+0x10f8ccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe8b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe8b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-56] @ 17f639c <__bss_end__@@Base+0x10f8cec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe8b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe8b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-56] @ 17f63bc <__bss_end__@@Base+0x10f8d0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe8b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe8b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe8b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe8ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe8bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbe8bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbe8bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe8bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe8bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbe8bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbe8bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe8be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-72] @ 17f646c <__bss_end__@@Base+0x10f8dbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe8bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbe8bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-72] @ 17f648c <__bss_end__@@Base+0x10f8ddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbe8bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr8, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-72] @ 17f64ac <__bss_end__@@Base+0x10f8dfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr8, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr8, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr8, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-88] @ 17f655c <__bss_end__@@Base+0x10f8eac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-88] @ 17f657c <__bss_end__@@Base+0x10f8ecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-88] @ 17f659c <__bss_end__@@Base+0x10f8eec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r3 │ │ │ │ │ + ldccc 12, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-104] @ 17f664c <__bss_end__@@Base+0x10f8f9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-104] @ 17f666c <__bss_end__@@Base+0x10f8fbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr8, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-104] @ 17f668c <__bss_end__@@Base+0x10f8fdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr8, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr8, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr8, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-120] @ 17f673c <__bss_end__@@Base+0x10f908c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-120] @ 17f675c <__bss_end__@@Base+0x10f90ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-120] @ 17f677c <__bss_end__@@Base+0x10f90cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r4 │ │ │ │ │ + ldccc 13, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-136] @ 17f682c <__bss_end__@@Base+0x10f917c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-136] @ 17f684c <__bss_end__@@Base+0x10f919c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr8, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-136] @ 17f686c <__bss_end__@@Base+0x10f91bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr8, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr8, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr8, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-152] @ 17f691c <__bss_end__@@Base+0x10f926c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-152] @ 17f693c <__bss_end__@@Base+0x10f928c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-152] @ 17f695c <__bss_end__@@Base+0x10f92ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r5 │ │ │ │ │ + ldccc 14, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-168] @ 17f6a0c <__bss_end__@@Base+0x10f935c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-168] @ 17f6a2c <__bss_end__@@Base+0x10f937c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr8, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-168] @ 17f6a4c <__bss_end__@@Base+0x10f939c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr8, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr8, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr8, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-184] @ 17f6afc <__bss_end__@@Base+0x10f944c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-184] @ 17f6b1c <__bss_end__@@Base+0x10f946c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-184] @ 17f6b3c <__bss_end__@@Base+0x10f948c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr8, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr8, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr8, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r6 │ │ │ │ │ + ldccc 15, cr8, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr8, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr8, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr8, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr8, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr8, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-200] @ 17f6bec <__bss_end__@@Base+0x10f953c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr8, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr8, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-200] @ 17f6c0c <__bss_end__@@Base+0x10f955c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr8, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-200] @ 17f6c2c <__bss_end__@@Base+0x10f957c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-216] @ 17f6cdc <__bss_end__@@Base+0x10f962c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-216] @ 17f6cfc <__bss_end__@@Base+0x10f964c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-216] @ 17f6d1c <__bss_end__@@Base+0x10f966c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r7 │ │ │ │ │ + ldccc 0, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-232] @ 17f6dcc <__bss_end__@@Base+0x10f971c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-232] @ 17f6dec <__bss_end__@@Base+0x10f973c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r6, [pc, #-232] @ 17f6e0c <__bss_end__@@Base+0x10f975c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f6f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r6, [pc, #-248] @ 17f6ebc <__bss_end__@@Base+0x10f980c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r6, [pc, #-248] @ 17f6edc <__bss_end__@@Base+0x10f982c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r8 │ │ │ │ │ + ldccc 1, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-8] @ 17f70ac <__bss_end__@@Base+0x10f99fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-8] @ 17f70cc <__bss_end__@@Base+0x10f9a1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-8] @ 17f70ec <__bss_end__@@Base+0x10f9a3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-24] @ 17f719c <__bss_end__@@Base+0x10f9aec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-24] @ 17f71bc <__bss_end__@@Base+0x10f9b0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-24] @ 17f71dc <__bss_end__@@Base+0x10f9b2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, r9 │ │ │ │ │ + ldccc 2, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-40] @ 17f728c <__bss_end__@@Base+0x10f9bdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #19 │ │ │ │ │ + ldccc 2, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-40] @ 17f72ac <__bss_end__@@Base+0x10f9bfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-40] @ 17f72cc <__bss_end__@@Base+0x10f9c1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #19 │ │ │ │ │ + ldccc 3, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #19 │ │ │ │ │ + ldccc 3, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl sl │ │ │ │ │ + ldccc 3, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl sl │ │ │ │ │ + ldccc 3, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr sl │ │ │ │ │ + ldccc 3, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr sl │ │ │ │ │ + ldccc 3, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-56] @ 17f737c <__bss_end__@@Base+0x10f9ccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-56] @ 17f739c <__bss_end__@@Base+0x10f9cec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr sl │ │ │ │ │ + ldccc 3, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr sl │ │ │ │ │ + ldccc 3, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-56] @ 17f73bc <__bss_end__@@Base+0x10f9d0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #20 │ │ │ │ │ + ldccc 3, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror sl │ │ │ │ │ + ldccc 3, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror sl │ │ │ │ │ + ldccc 3, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, sl │ │ │ │ │ + ldccc 3, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, sl │ │ │ │ │ + ldccc 3, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-72] @ 17f746c <__bss_end__@@Base+0x10f9dbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #21 │ │ │ │ │ + ldccc 3, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #21 │ │ │ │ │ + ldccc 3, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-72] @ 17f748c <__bss_end__@@Base+0x10f9ddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-72] @ 17f74ac <__bss_end__@@Base+0x10f9dfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #21 │ │ │ │ │ + ldccc 4, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #21 │ │ │ │ │ + ldccc 4, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl fp │ │ │ │ │ + ldccc 4, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl fp │ │ │ │ │ + ldccc 4, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr fp │ │ │ │ │ + ldccc 4, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr fp │ │ │ │ │ + ldccc 4, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-88] @ 17f755c <__bss_end__@@Base+0x10f9eac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-88] @ 17f757c <__bss_end__@@Base+0x10f9ecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr fp │ │ │ │ │ + ldccc 4, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr fp │ │ │ │ │ + ldccc 4, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-88] @ 17f759c <__bss_end__@@Base+0x10f9eec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror fp │ │ │ │ │ + ldccc 4, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror fp │ │ │ │ │ + ldccc 4, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, fp │ │ │ │ │ + ldccc 4, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, fp │ │ │ │ │ + ldccc 4, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-104] @ 17f764c <__bss_end__@@Base+0x10f9f9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-104] @ 17f766c <__bss_end__@@Base+0x10f9fbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-104] @ 17f768c <__bss_end__@@Base+0x10f9fdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-120] @ 17f773c <__bss_end__@@Base+0x10fa08c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-120] @ 17f775c <__bss_end__@@Base+0x10fa0ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-120] @ 17f777c <__bss_end__@@Base+0x10fa0cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, ip │ │ │ │ │ + ldccc 5, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, ip │ │ │ │ │ + ldccc 5, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-136] @ 17f782c <__bss_end__@@Base+0x10fa17c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-136] @ 17f784c <__bss_end__@@Base+0x10fa19c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-136] @ 17f786c <__bss_end__@@Base+0x10fa1bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-152] @ 17f791c <__bss_end__@@Base+0x10fa26c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-152] @ 17f793c <__bss_end__@@Base+0x10fa28c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-152] @ 17f795c <__bss_end__@@Base+0x10fa2ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, sp │ │ │ │ │ + ldccc 6, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, sp │ │ │ │ │ + ldccc 6, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-168] @ 17f7a0c <__bss_end__@@Base+0x10fa35c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-168] @ 17f7a2c <__bss_end__@@Base+0x10fa37c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-168] @ 17f7a4c <__bss_end__@@Base+0x10fa39c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-184] @ 17f7afc <__bss_end__@@Base+0x10fa44c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-184] @ 17f7b1c <__bss_end__@@Base+0x10fa46c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-184] @ 17f7b3c <__bss_end__@@Base+0x10fa48c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, lr │ │ │ │ │ + ldccc 7, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, lr │ │ │ │ │ + ldccc 7, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-200] @ 17f7bec <__bss_end__@@Base+0x10fa53c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-200] @ 17f7c0c <__bss_end__@@Base+0x10fa55c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-200] @ 17f7c2c <__bss_end__@@Base+0x10fa57c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr9, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr9, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr9, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr9, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr9, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr9, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr9, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr9, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-216] @ 17f7cdc <__bss_end__@@Base+0x10fa62c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-216] @ 17f7cfc <__bss_end__@@Base+0x10fa64c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr9, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr9, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-216] @ 17f7d1c <__bss_end__@@Base+0x10fa66c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr9, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr9, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr9, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr9, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr9, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr9, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr9, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr9, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr9, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr9, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr9, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-232] @ 17f7dcc <__bss_end__@@Base+0x10fa71c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr9, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr9, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-232] @ 17f7dec <__bss_end__@@Base+0x10fa73c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr9, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr9, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r7, [pc, #-232] @ 17f7e0c <__bss_end__@@Base+0x10fa75c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe9904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbe990c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbe9914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbe991c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4 │ │ │ │ │ + @ instruction: 0x3dbe9924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip │ │ │ │ │ + @ instruction: 0x3dbe992c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe9934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbe993c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe9944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbe994c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f7f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe9954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbe995c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r7, [pc, #-248] @ 17f7ebc <__bss_end__@@Base+0x10fa80c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe9964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbe996c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r7, [pc, #-248] @ 17f7edc <__bss_end__@@Base+0x10fa82c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe9974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbe997c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbe9984 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbe998c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe9994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbe999c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe99a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbe99ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbe99b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbe99bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe99c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbe99cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe99d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-8] @ 17f80ac <__bss_end__@@Base+0x10fa9fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe99dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe99e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-8] @ 17f80cc <__bss_end__@@Base+0x10faa1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbe99ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe99f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-8] @ 17f80ec <__bss_end__@@Base+0x10faa3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe99fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe9a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbe9a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbe9a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbe9a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe9a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbe9a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe9a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbe9a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe9a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbe9a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe9a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-24] @ 17f819c <__bss_end__@@Base+0x10faaec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbe9a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe9a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-24] @ 17f81bc <__bss_end__@@Base+0x10fab0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbe9a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe9a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-24] @ 17f81dc <__bss_end__@@Base+0x10fab2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbe9a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe9a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbe9a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe9a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbe9a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe9aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbe9aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbe9ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbe9abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe9ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbe9acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe9ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-40] @ 17f828c <__bss_end__@@Base+0x10fabdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe9adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe9ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-40] @ 17f82ac <__bss_end__@@Base+0x10fabfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbe9aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe9af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-40] @ 17f82cc <__bss_end__@@Base+0x10fac1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe9afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe9b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbe9b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbe9b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbe9b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe9b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbe9b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe9b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r3, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbe9b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe9b40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbe9b48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe9b50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-56] @ 17f837c <__bss_end__@@Base+0x10faccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbe9b58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe9b60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-56] @ 17f839c <__bss_end__@@Base+0x10facec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbe9b68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe9b70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-56] @ 17f83bc <__bss_end__@@Base+0x10fad0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbe9b78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe9b80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbe9b88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe9b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbe9b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe9ba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbe9ba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbe9bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbe9bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe9bc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbe9bc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbe9bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-72] @ 17f846c <__bss_end__@@Base+0x10fadbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbe9bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe9be0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-72] @ 17f848c <__bss_end__@@Base+0x10faddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbe9be8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbe9bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-72] @ 17f84ac <__bss_end__@@Base+0x10fadfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbe9bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #5 │ │ │ │ │ + ldccc 12, cr9, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #5 │ │ │ │ │ + ldccc 12, cr9, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #32 │ │ │ │ │ + ldccc 12, cr9, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr9, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-88] @ 17f855c <__bss_end__@@Base+0x10faeac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-88] @ 17f857c <__bss_end__@@Base+0x10faecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-88] @ 17f859c <__bss_end__@@Base+0x10faeec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #6 │ │ │ │ │ + ldccc 12, cr9, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr9, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr9, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r3 │ │ │ │ │ + ldccc 12, cr9, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr9, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr9, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr9, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-104] @ 17f864c <__bss_end__@@Base+0x10faf9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr9, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #7 │ │ │ │ │ + ldccc 12, cr9, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-104] @ 17f866c <__bss_end__@@Base+0x10fafbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #7 │ │ │ │ │ + ldccc 12, cr9, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr9, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-104] @ 17f868c <__bss_end__@@Base+0x10fafdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr9, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #7 │ │ │ │ │ + ldccc 13, cr9, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #7 │ │ │ │ │ + ldccc 13, cr9, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr9, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr9, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-120] @ 17f873c <__bss_end__@@Base+0x10fb08c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-120] @ 17f875c <__bss_end__@@Base+0x10fb0ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-120] @ 17f877c <__bss_end__@@Base+0x10fb0cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr9, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr9, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr9, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r4 │ │ │ │ │ + ldccc 13, cr9, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr9, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr9, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr9, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-136] @ 17f882c <__bss_end__@@Base+0x10fb17c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr9, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #9 │ │ │ │ │ + ldccc 13, cr9, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-136] @ 17f884c <__bss_end__@@Base+0x10fb19c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #9 │ │ │ │ │ + ldccc 13, cr9, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr9, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-136] @ 17f886c <__bss_end__@@Base+0x10fb1bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr9, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #9 │ │ │ │ │ + ldccc 14, cr9, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #9 │ │ │ │ │ + ldccc 14, cr9, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr9, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr9, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-152] @ 17f891c <__bss_end__@@Base+0x10fb26c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-152] @ 17f893c <__bss_end__@@Base+0x10fb28c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-152] @ 17f895c <__bss_end__@@Base+0x10fb2ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #10 │ │ │ │ │ + ldccc 14, cr9, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr9, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr9, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r5 │ │ │ │ │ + ldccc 14, cr9, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr9, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr9, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr9, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-168] @ 17f8a0c <__bss_end__@@Base+0x10fb35c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr9, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #11 │ │ │ │ │ + ldccc 14, cr9, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-168] @ 17f8a2c <__bss_end__@@Base+0x10fb37c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #11 │ │ │ │ │ + ldccc 14, cr9, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr9, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-168] @ 17f8a4c <__bss_end__@@Base+0x10fb39c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr9, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr9, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr9, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr9, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr9, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-184] @ 17f8afc <__bss_end__@@Base+0x10fb44c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-184] @ 17f8b1c <__bss_end__@@Base+0x10fb46c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-184] @ 17f8b3c <__bss_end__@@Base+0x10fb48c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr9, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr9, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr9, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr9, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr9, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr9, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr9, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-200] @ 17f8bec <__bss_end__@@Base+0x10fb53c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr9, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr9, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-200] @ 17f8c0c <__bss_end__@@Base+0x10fb55c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr9, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr9, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-200] @ 17f8c2c <__bss_end__@@Base+0x10fb57c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr9, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-216] @ 17f8cdc <__bss_end__@@Base+0x10fb62c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-216] @ 17f8cfc <__bss_end__@@Base+0x10fb64c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-216] @ 17f8d1c <__bss_end__@@Base+0x10fb66c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #14 │ │ │ │ │ + ldccc 0, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r7 │ │ │ │ │ + ldccc 0, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-232] @ 17f8dcc <__bss_end__@@Base+0x10fb71c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #15 │ │ │ │ │ + ldccc 0, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-232] @ 17f8dec <__bss_end__@@Base+0x10fb73c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #15 │ │ │ │ │ + ldccc 0, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r8, [pc, #-232] @ 17f8e0c <__bss_end__@@Base+0x10fb75c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #15 │ │ │ │ │ + ldccc 1, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #15 │ │ │ │ │ + ldccc 1, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f8f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r8, [pc, #-248] @ 17f8ebc <__bss_end__@@Base+0x10fb80c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r8, [pc, #-248] @ 17f8edc <__bss_end__@@Base+0x10fb82c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #16 │ │ │ │ │ + ldccc 1, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r8 │ │ │ │ │ + ldccc 1, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-8] @ 17f90ac <__bss_end__@@Base+0x10fb9fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-8] @ 17f90cc <__bss_end__@@Base+0x10fba1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #17 │ │ │ │ │ + ldccc 1, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #17 │ │ │ │ │ + ldccc 1, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-8] @ 17f90ec <__bss_end__@@Base+0x10fba3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #17 │ │ │ │ │ + ldccc 2, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #17 │ │ │ │ │ + ldccc 2, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-24] @ 17f919c <__bss_end__@@Base+0x10fbaec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-24] @ 17f91bc <__bss_end__@@Base+0x10fbb0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-24] @ 17f91dc <__bss_end__@@Base+0x10fbb2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #18 │ │ │ │ │ + ldccc 2, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, r9 │ │ │ │ │ + ldccc 2, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-40] @ 17f928c <__bss_end__@@Base+0x10fbbdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-40] @ 17f92ac <__bss_end__@@Base+0x10fbbfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #19 │ │ │ │ │ + ldccc 2, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-40] @ 17f92cc <__bss_end__@@Base+0x10fbc1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-56] @ 17f937c <__bss_end__@@Base+0x10fbccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-56] @ 17f939c <__bss_end__@@Base+0x10fbcec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-56] @ 17f93bc <__bss_end__@@Base+0x10fbd0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, sl │ │ │ │ │ + ldccc 3, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, sl │ │ │ │ │ + ldccc 3, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-72] @ 17f946c <__bss_end__@@Base+0x10fbdbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-72] @ 17f948c <__bss_end__@@Base+0x10fbddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-72] @ 17f94ac <__bss_end__@@Base+0x10fbdfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-88] @ 17f955c <__bss_end__@@Base+0x10fbeac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-88] @ 17f957c <__bss_end__@@Base+0x10fbecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-88] @ 17f959c <__bss_end__@@Base+0x10fbeec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, fp │ │ │ │ │ + ldccc 4, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, fp │ │ │ │ │ + ldccc 4, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-104] @ 17f964c <__bss_end__@@Base+0x10fbf9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-104] @ 17f966c <__bss_end__@@Base+0x10fbfbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #23 │ │ │ │ │ + ldccc 4, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-104] @ 17f968c <__bss_end__@@Base+0x10fbfdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #23 │ │ │ │ │ + ldccc 5, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #23 │ │ │ │ │ + ldccc 5, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl ip │ │ │ │ │ + ldccc 5, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl ip │ │ │ │ │ + ldccc 5, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-120] @ 17f973c <__bss_end__@@Base+0x10fc08c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr ip │ │ │ │ │ + ldccc 5, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr ip │ │ │ │ │ + ldccc 5, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-120] @ 17f975c <__bss_end__@@Base+0x10fc0ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-120] @ 17f977c <__bss_end__@@Base+0x10fc0cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr ip │ │ │ │ │ + ldccc 5, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr ip │ │ │ │ │ + ldccc 5, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #24 │ │ │ │ │ + ldccc 5, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror ip │ │ │ │ │ + ldccc 5, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror ip │ │ │ │ │ + ldccc 5, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, ip │ │ │ │ │ + ldccc 5, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, ip │ │ │ │ │ + ldccc 5, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-136] @ 17f982c <__bss_end__@@Base+0x10fc17c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-136] @ 17f984c <__bss_end__@@Base+0x10fc19c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #25 │ │ │ │ │ + ldccc 5, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #25 │ │ │ │ │ + ldccc 5, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-136] @ 17f986c <__bss_end__@@Base+0x10fc1bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #25 │ │ │ │ │ + ldccc 6, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #25 │ │ │ │ │ + ldccc 6, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl sp │ │ │ │ │ + ldccc 6, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl sp │ │ │ │ │ + ldccc 6, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-152] @ 17f991c <__bss_end__@@Base+0x10fc26c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr sp │ │ │ │ │ + ldccc 6, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr sp │ │ │ │ │ + ldccc 6, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-152] @ 17f993c <__bss_end__@@Base+0x10fc28c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-152] @ 17f995c <__bss_end__@@Base+0x10fc2ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr sp │ │ │ │ │ + ldccc 6, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr sp │ │ │ │ │ + ldccc 6, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #26 │ │ │ │ │ + ldccc 6, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror sp │ │ │ │ │ + ldccc 6, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror sp │ │ │ │ │ + ldccc 6, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, sp │ │ │ │ │ + ldccc 6, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, sp │ │ │ │ │ + ldccc 6, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-168] @ 17f9a0c <__bss_end__@@Base+0x10fc35c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-168] @ 17f9a2c <__bss_end__@@Base+0x10fc37c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #27 │ │ │ │ │ + ldccc 6, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #27 │ │ │ │ │ + ldccc 6, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-168] @ 17f9a4c <__bss_end__@@Base+0x10fc39c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #27 │ │ │ │ │ + ldccc 7, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #27 │ │ │ │ │ + ldccc 7, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl lr │ │ │ │ │ + ldccc 7, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl lr │ │ │ │ │ + ldccc 7, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-184] @ 17f9afc <__bss_end__@@Base+0x10fc44c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr lr │ │ │ │ │ + ldccc 7, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr lr │ │ │ │ │ + ldccc 7, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-184] @ 17f9b1c <__bss_end__@@Base+0x10fc46c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-184] @ 17f9b3c <__bss_end__@@Base+0x10fc48c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr lr │ │ │ │ │ + ldccc 7, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr lr │ │ │ │ │ + ldccc 7, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #28 │ │ │ │ │ + ldccc 7, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror lr │ │ │ │ │ + ldccc 7, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror lr │ │ │ │ │ + ldccc 7, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, lr │ │ │ │ │ + ldccc 7, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, lr │ │ │ │ │ + ldccc 7, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-200] @ 17f9bec <__bss_end__@@Base+0x10fc53c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-200] @ 17f9c0c <__bss_end__@@Base+0x10fc55c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #29 │ │ │ │ │ + ldccc 7, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #29 │ │ │ │ │ + ldccc 7, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-200] @ 17f9c2c <__bss_end__@@Base+0x10fc57c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #29 │ │ │ │ │ + ldccc 8, cr10, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #29 │ │ │ │ │ + ldccc 8, cr10, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr10, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr10, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl pc │ │ │ │ │ + ldccc 8, cr10, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl pc │ │ │ │ │ + ldccc 8, cr10, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-216] @ 17f9cdc <__bss_end__@@Base+0x10fc62c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr pc │ │ │ │ │ + ldccc 8, cr10, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr pc │ │ │ │ │ + ldccc 8, cr10, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-216] @ 17f9cfc <__bss_end__@@Base+0x10fc64c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-216] @ 17f9d1c <__bss_end__@@Base+0x10fc66c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr pc │ │ │ │ │ + ldccc 8, cr10, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr pc │ │ │ │ │ + ldccc 8, cr10, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #30 │ │ │ │ │ + ldccc 8, cr10, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror pc │ │ │ │ │ + ldccc 8, cr10, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror pc │ │ │ │ │ + ldccc 8, cr10, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr10, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr10, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r0, pc @ │ │ │ │ │ + ldccc 8, cr10, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, r9, r8, pc @ │ │ │ │ │ + ldccc 8, cr10, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9e98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr10, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr10, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-232] @ 17f9dcc <__bss_end__@@Base+0x10fc71c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr10, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr10, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-232] @ 17f9dec <__bss_end__@@Base+0x10fc73c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr10, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr10, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq r9, [pc, #-232] @ 17f9e0c <__bss_end__@@Base+0x10fc75c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr10, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr10, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbea900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbea908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbea910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbea918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbea920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbea928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbea930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbea938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017f9f98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbea940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbea948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq r9, [pc, #-248] @ 17f9ebc <__bss_end__@@Base+0x10fc80c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbea950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbea958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq r9, [pc, #-248] @ 17f9edc <__bss_end__@@Base+0x10fc82c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbea960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbea968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbea970 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbea978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbea980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbea988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbea990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbea998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbea9a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbea9a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbea9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa098 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - smullmi r4, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbea9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbea9bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-8] @ 17fa0ac <__bss_end__@@Base+0x10fc9fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbea9c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbea9cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-8] @ 17fa0cc <__bss_end__@@Base+0x10fca1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbea9d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbea9dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-8] @ 17fa0ec <__bss_end__@@Base+0x10fca3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbea9e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbea9ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbea9f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbea9fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeaa04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeaa0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbeaa14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbeaa1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeaa24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeaa2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeaa34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeaa3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-24] @ 17fa19c <__bss_end__@@Base+0x10fcaec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeaa44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeaa4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-24] @ 17fa1bc <__bss_end__@@Base+0x10fcb0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeaa54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeaa5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-24] @ 17fa1dc <__bss_end__@@Base+0x10fcb2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeaa64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeaa6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeaa74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeaa7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeaa84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeaa8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeaa94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeaa9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbeaaa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbeaaac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbeaab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbeaabc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-40] @ 17fa28c <__bss_end__@@Base+0x10fcbdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbeaac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbeaacc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-40] @ 17fa2ac <__bss_end__@@Base+0x10fcbfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbeaad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbeaadc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-40] @ 17fa2cc <__bss_end__@@Base+0x10fcc1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbeaae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbeaaec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbeaaf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbeaafc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbeab04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbeab0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbeab14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbeab1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbeab24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbeab2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbeab34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbeab3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-56] @ 17fa37c <__bss_end__@@Base+0x10fcccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbeab44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbeab4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-56] @ 17fa39c <__bss_end__@@Base+0x10fccec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbeab54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbeab5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-56] @ 17fa3bc <__bss_end__@@Base+0x10fcd0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbeab64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbeab6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbeab74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbeab7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbeab84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbeab8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbeab94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbeab9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbeaba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbeabac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbeabb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbeabbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-72] @ 17fa46c <__bss_end__@@Base+0x10fcdbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbeabc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbeabcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-72] @ 17fa48c <__bss_end__@@Base+0x10fcddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbeabd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbeabdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-72] @ 17fa4ac <__bss_end__@@Base+0x10fcdfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbeabe4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbeabec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbeabf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbeabfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr10, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr10, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr10, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr10, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-88] @ 17fa55c <__bss_end__@@Base+0x10fceac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-88] @ 17fa57c <__bss_end__@@Base+0x10fcecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-88] @ 17fa59c <__bss_end__@@Base+0x10fceec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr10, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr10, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr10, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r3 │ │ │ │ │ + ldccc 12, cr10, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-104] @ 17fa64c <__bss_end__@@Base+0x10fcf9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr10, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr10, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-104] @ 17fa66c <__bss_end__@@Base+0x10fcfbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr10, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr10, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-104] @ 17fa68c <__bss_end__@@Base+0x10fcfdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr10, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr10, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr10, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr10, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr10, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr10, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr10, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr10, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-120] @ 17fa73c <__bss_end__@@Base+0x10fd08c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-120] @ 17fa75c <__bss_end__@@Base+0x10fd0ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-120] @ 17fa77c <__bss_end__@@Base+0x10fd0cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr10, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr10, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr10, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r4 │ │ │ │ │ + ldccc 13, cr10, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-136] @ 17fa82c <__bss_end__@@Base+0x10fd17c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr10, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr10, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-136] @ 17fa84c <__bss_end__@@Base+0x10fd19c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr10, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr10, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-136] @ 17fa86c <__bss_end__@@Base+0x10fd1bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr10, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr10, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr10, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr10, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr10, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr10, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr10, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr10, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fa998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-152] @ 17fa91c <__bss_end__@@Base+0x10fd26c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-152] @ 17fa93c <__bss_end__@@Base+0x10fd28c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-152] @ 17fa95c <__bss_end__@@Base+0x10fd2ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr10, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr10, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr10, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017faa98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r5 │ │ │ │ │ + ldccc 14, cr10, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-168] @ 17faa0c <__bss_end__@@Base+0x10fd35c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr10, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr10, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-168] @ 17faa2c <__bss_end__@@Base+0x10fd37c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr10, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr10, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-168] @ 17faa4c <__bss_end__@@Base+0x10fd39c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr10, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr10, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr10, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr10, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr10, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr10, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr10, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr10, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fab98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-184] @ 17faafc <__bss_end__@@Base+0x10fd44c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-184] @ 17fab1c <__bss_end__@@Base+0x10fd46c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-184] @ 17fab3c <__bss_end__@@Base+0x10fd48c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr10, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr10, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr10, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fac98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r6 │ │ │ │ │ + ldccc 15, cr10, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-200] @ 17fabec <__bss_end__@@Base+0x10fd53c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr10, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr10, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-200] @ 17fac0c <__bss_end__@@Base+0x10fd55c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr10, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr10, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-200] @ 17fac2c <__bss_end__@@Base+0x10fd57c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr10, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr10, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr10, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr10, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fad98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-216] @ 17facdc <__bss_end__@@Base+0x10fd62c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-216] @ 17facfc <__bss_end__@@Base+0x10fd64c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-216] @ 17fad1c <__bss_end__@@Base+0x10fd66c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fae98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r7 │ │ │ │ │ + ldccc 0, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-232] @ 17fadcc <__bss_end__@@Base+0x10fd71c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-232] @ 17fadec <__bss_end__@@Base+0x10fd73c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sl, [pc, #-232] @ 17fae0c <__bss_end__@@Base+0x10fd75c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017faf98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sl, [pc, #-248] @ 17faebc <__bss_end__@@Base+0x10fd80c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sl, [pc, #-248] @ 17faedc <__bss_end__@@Base+0x10fd82c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-8] @ 17fb0ac <__bss_end__@@Base+0x10fd9fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r8 │ │ │ │ │ + ldccc 1, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-8] @ 17fb0cc <__bss_end__@@Base+0x10fda1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-8] @ 17fb0ec <__bss_end__@@Base+0x10fda3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-24] @ 17fb19c <__bss_end__@@Base+0x10fdaec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-24] @ 17fb1bc <__bss_end__@@Base+0x10fdb0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-24] @ 17fb1dc <__bss_end__@@Base+0x10fdb2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-40] @ 17fb28c <__bss_end__@@Base+0x10fdbdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, r9 │ │ │ │ │ + ldccc 2, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-40] @ 17fb2ac <__bss_end__@@Base+0x10fdbfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-40] @ 17fb2cc <__bss_end__@@Base+0x10fdc1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #19 │ │ │ │ │ + ldccc 2, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #19 │ │ │ │ │ + ldccc 3, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #19 │ │ │ │ │ + ldccc 3, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl sl │ │ │ │ │ + ldccc 3, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-56] @ 17fb37c <__bss_end__@@Base+0x10fdccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl sl │ │ │ │ │ + ldccc 3, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-56] @ 17fb39c <__bss_end__@@Base+0x10fdcec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr sl │ │ │ │ │ + ldccc 3, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-56] @ 17fb3bc <__bss_end__@@Base+0x10fdd0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr sl │ │ │ │ │ + ldccc 3, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr sl │ │ │ │ │ + ldccc 3, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr sl │ │ │ │ │ + ldccc 3, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #20 │ │ │ │ │ + ldccc 3, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror sl │ │ │ │ │ + ldccc 3, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror sl │ │ │ │ │ + ldccc 3, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, sl │ │ │ │ │ + ldccc 3, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-72] @ 17fb46c <__bss_end__@@Base+0x10fddbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, sl │ │ │ │ │ + ldccc 3, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-72] @ 17fb48c <__bss_end__@@Base+0x10fdddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-72] @ 17fb4ac <__bss_end__@@Base+0x10fddfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #21 │ │ │ │ │ + ldccc 3, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #21 │ │ │ │ │ + ldccc 3, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #21 │ │ │ │ │ + ldccc 4, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #21 │ │ │ │ │ + ldccc 4, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl fp │ │ │ │ │ + ldccc 4, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-88] @ 17fb55c <__bss_end__@@Base+0x10fdeac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl fp │ │ │ │ │ + ldccc 4, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-88] @ 17fb57c <__bss_end__@@Base+0x10fdecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr fp │ │ │ │ │ + ldccc 4, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-88] @ 17fb59c <__bss_end__@@Base+0x10fdeec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr fp │ │ │ │ │ + ldccc 4, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr fp │ │ │ │ │ + ldccc 4, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr fp │ │ │ │ │ + ldccc 4, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror fp │ │ │ │ │ + ldccc 4, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror fp │ │ │ │ │ + ldccc 4, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, fp │ │ │ │ │ + ldccc 4, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-104] @ 17fb64c <__bss_end__@@Base+0x10fdf9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, fp │ │ │ │ │ + ldccc 4, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-104] @ 17fb66c <__bss_end__@@Base+0x10fdfbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-104] @ 17fb68c <__bss_end__@@Base+0x10fdfdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-120] @ 17fb73c <__bss_end__@@Base+0x10fe08c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-120] @ 17fb75c <__bss_end__@@Base+0x10fe0ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-120] @ 17fb77c <__bss_end__@@Base+0x10fe0cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, ip │ │ │ │ │ + ldccc 5, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-136] @ 17fb82c <__bss_end__@@Base+0x10fe17c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, ip │ │ │ │ │ + ldccc 5, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-136] @ 17fb84c <__bss_end__@@Base+0x10fe19c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-136] @ 17fb86c <__bss_end__@@Base+0x10fe1bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fb998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-152] @ 17fb91c <__bss_end__@@Base+0x10fe26c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-152] @ 17fb93c <__bss_end__@@Base+0x10fe28c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-152] @ 17fb95c <__bss_end__@@Base+0x10fe2ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fba98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, sp │ │ │ │ │ + ldccc 6, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-168] @ 17fba0c <__bss_end__@@Base+0x10fe35c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, sp │ │ │ │ │ + ldccc 6, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-168] @ 17fba2c <__bss_end__@@Base+0x10fe37c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-168] @ 17fba4c <__bss_end__@@Base+0x10fe39c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fbb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-184] @ 17fbafc <__bss_end__@@Base+0x10fe44c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-184] @ 17fbb1c <__bss_end__@@Base+0x10fe46c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-184] @ 17fbb3c <__bss_end__@@Base+0x10fe48c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fbc98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, lr │ │ │ │ │ + ldccc 7, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-200] @ 17fbbec <__bss_end__@@Base+0x10fe53c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, lr │ │ │ │ │ + ldccc 7, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-200] @ 17fbc0c <__bss_end__@@Base+0x10fe55c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-200] @ 17fbc2c <__bss_end__@@Base+0x10fe57c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fbd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-216] @ 17fbcdc <__bss_end__@@Base+0x10fe62c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-216] @ 17fbcfc <__bss_end__@@Base+0x10fe64c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-216] @ 17fbd1c <__bss_end__@@Base+0x10fe66c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fbe98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-232] @ 17fbdcc <__bss_end__@@Base+0x10fe71c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-232] @ 17fbdec <__bss_end__@@Base+0x10fe73c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq fp, [pc, #-232] @ 17fbe0c <__bss_end__@@Base+0x10fe75c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbeb904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbeb90c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbeb914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbeb91c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4 │ │ │ │ │ + @ instruction: 0x3dbeb924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fbf98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip │ │ │ │ │ + @ instruction: 0x3dbeb92c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbeb934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq fp, [pc, #-248] @ 17fbebc <__bss_end__@@Base+0x10fe80c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbeb93c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbeb944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq fp, [pc, #-248] @ 17fbedc <__bss_end__@@Base+0x10fe82c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbeb94c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbeb954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbeb95c │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbeb964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbeb96c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbeb974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbeb97c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbeb984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbeb98c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbeb994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbeb99c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbeb9a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbeb9ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-8] @ 17fc0ac <__bss_end__@@Base+0x10fe9fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbeb9b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbeb9bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-8] @ 17fc0cc <__bss_end__@@Base+0x10fea1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbeb9c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbeb9cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-8] @ 17fc0ec <__bss_end__@@Base+0x10fea3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbeb9d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbeb9dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbeb9e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbeb9ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbeb9f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbeb9fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeba04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeba0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbeba14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbeba1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeba24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeba2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-24] @ 17fc19c <__bss_end__@@Base+0x10feaec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeba34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeba3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-24] @ 17fc1bc <__bss_end__@@Base+0x10feb0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeba44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeba4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-24] @ 17fc1dc <__bss_end__@@Base+0x10feb2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeba54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeba5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeba64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeba6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeba74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeba7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeba84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeba8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeba94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r5, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeba9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbebaa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbebaa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-40] @ 17fc28c <__bss_end__@@Base+0x10febdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbebab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbebab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-40] @ 17fc2ac <__bss_end__@@Base+0x10febfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbebac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbebac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-40] @ 17fc2cc <__bss_end__@@Base+0x10fec1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbebad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbebad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbebae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbebae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbebaf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbebaf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbebb00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbebb08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbebb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbebb18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbebb20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbebb28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-56] @ 17fc37c <__bss_end__@@Base+0x10feccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbebb30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbebb38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-56] @ 17fc39c <__bss_end__@@Base+0x10fecec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbebb40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbebb48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-56] @ 17fc3bc <__bss_end__@@Base+0x10fed0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbebb50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbebb58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbebb60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbebb68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbebb70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbebb78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbebb80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbebb88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbebb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbebb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbebba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbebba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-72] @ 17fc46c <__bss_end__@@Base+0x10fedbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbebbb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbebbb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-72] @ 17fc48c <__bss_end__@@Base+0x10feddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbebbc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbebbc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-72] @ 17fc4ac <__bss_end__@@Base+0x10fedfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbebbd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbebbd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r5, r9, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbebbe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbebbe4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbebbec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbebbf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbebbfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-88] @ 17fc55c <__bss_end__@@Base+0x10feeac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-88] @ 17fc57c <__bss_end__@@Base+0x10feecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-88] @ 17fc59c <__bss_end__@@Base+0x10feeec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr11, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr11, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-104] @ 17fc64c <__bss_end__@@Base+0x10fef9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr11, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r4, r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-104] @ 17fc66c <__bss_end__@@Base+0x10fefbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, ip, r3 │ │ │ │ │ + ldccc 12, cr11, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr11, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-104] @ 17fc68c <__bss_end__@@Base+0x10fefdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr11, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr11, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr11, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr11, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr11, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr11, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr11, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr11, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr11, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr11, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr11, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-120] @ 17fc73c <__bss_end__@@Base+0x10ff08c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-120] @ 17fc75c <__bss_end__@@Base+0x10ff0ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-120] @ 17fc77c <__bss_end__@@Base+0x10ff0cc> │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r5, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr11, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr11, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-136] @ 17fc82c <__bss_end__@@Base+0x10ff17c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr11, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-136] @ 17fc84c <__bss_end__@@Base+0x10ff19c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r4 │ │ │ │ │ + ldccc 13, cr11, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr11, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-136] @ 17fc86c <__bss_end__@@Base+0x10ff1bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr11, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr11, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr11, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #9 │ │ │ │ │ + ldccc 13, cr11, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #9 │ │ │ │ │ + ldccc 13, cr11, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr11, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr11, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #9 │ │ │ │ │ + ldccc 14, cr11, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #9 │ │ │ │ │ + ldccc 14, cr11, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr11, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fc998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr11, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-152] @ 17fc91c <__bss_end__@@Base+0x10ff26c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-152] @ 17fc93c <__bss_end__@@Base+0x10ff28c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-152] @ 17fc95c <__bss_end__@@Base+0x10ff2ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #10 │ │ │ │ │ + ldccc 14, cr11, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fca98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr11, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-168] @ 17fca0c <__bss_end__@@Base+0x10ff35c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr11, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-168] @ 17fca2c <__bss_end__@@Base+0x10ff37c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r5 │ │ │ │ │ + ldccc 14, cr11, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr11, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-168] @ 17fca4c <__bss_end__@@Base+0x10ff39c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr11, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr11, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr11, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #11 │ │ │ │ │ + ldccc 14, cr11, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #11 │ │ │ │ │ + ldccc 14, cr11, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr11, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr11, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr11, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr11, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr11, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fcb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr11, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-184] @ 17fcafc <__bss_end__@@Base+0x10ff44c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-184] @ 17fcb1c <__bss_end__@@Base+0x10ff46c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-184] @ 17fcb3c <__bss_end__@@Base+0x10ff48c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr11, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fcc98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr11, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-200] @ 17fcbec <__bss_end__@@Base+0x10ff53c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr11, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-200] @ 17fcc0c <__bss_end__@@Base+0x10ff55c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr11, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr11, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-200] @ 17fcc2c <__bss_end__@@Base+0x10ff57c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr11, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr11, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr11, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr11, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr11, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr11, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr11, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fcd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-216] @ 17fccdc <__bss_end__@@Base+0x10ff62c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-216] @ 17fccfc <__bss_end__@@Base+0x10ff64c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-216] @ 17fcd1c <__bss_end__@@Base+0x10ff66c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #14 │ │ │ │ │ + ldccc 0, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fce98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-232] @ 17fcdcc <__bss_end__@@Base+0x10ff71c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-232] @ 17fcdec <__bss_end__@@Base+0x10ff73c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r7 │ │ │ │ │ + ldccc 0, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq ip, [pc, #-232] @ 17fce0c <__bss_end__@@Base+0x10ff75c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #15 │ │ │ │ │ + ldccc 0, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #15 │ │ │ │ │ + ldccc 0, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #15 │ │ │ │ │ + ldccc 1, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #15 │ │ │ │ │ + ldccc 1, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fcf98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq ip, [pc, #-248] @ 17fcebc <__bss_end__@@Base+0x10ff80c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq ip, [pc, #-248] @ 17fcedc <__bss_end__@@Base+0x10ff82c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #16 │ │ │ │ │ + ldccc 1, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-8] @ 17fd0ac <__bss_end__@@Base+0x10ff9fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-8] @ 17fd0cc <__bss_end__@@Base+0x10ffa1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r8 │ │ │ │ │ + ldccc 1, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-8] @ 17fd0ec <__bss_end__@@Base+0x10ffa3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #17 │ │ │ │ │ + ldccc 1, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #17 │ │ │ │ │ + ldccc 1, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #17 │ │ │ │ │ + ldccc 2, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #17 │ │ │ │ │ + ldccc 2, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-24] @ 17fd19c <__bss_end__@@Base+0x10ffaec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-24] @ 17fd1bc <__bss_end__@@Base+0x10ffb0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-24] @ 17fd1dc <__bss_end__@@Base+0x10ffb2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #18 │ │ │ │ │ + ldccc 2, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-40] @ 17fd28c <__bss_end__@@Base+0x10ffbdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-40] @ 17fd2ac <__bss_end__@@Base+0x10ffbfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, r9 │ │ │ │ │ + ldccc 2, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-40] @ 17fd2cc <__bss_end__@@Base+0x10ffc1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #19 │ │ │ │ │ + ldccc 2, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-56] @ 17fd37c <__bss_end__@@Base+0x10ffccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-56] @ 17fd39c <__bss_end__@@Base+0x10ffcec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-56] @ 17fd3bc <__bss_end__@@Base+0x10ffd0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-72] @ 17fd46c <__bss_end__@@Base+0x10ffdbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-72] @ 17fd48c <__bss_end__@@Base+0x10ffddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, sl │ │ │ │ │ + ldccc 3, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, sl │ │ │ │ │ + ldccc 3, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-72] @ 17fd4ac <__bss_end__@@Base+0x10ffdfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-88] @ 17fd55c <__bss_end__@@Base+0x10ffeac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-88] @ 17fd57c <__bss_end__@@Base+0x10ffecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-88] @ 17fd59c <__bss_end__@@Base+0x10ffeec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-104] @ 17fd64c <__bss_end__@@Base+0x10fff9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-104] @ 17fd66c <__bss_end__@@Base+0x10fffbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, fp │ │ │ │ │ + ldccc 4, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, fp │ │ │ │ │ + ldccc 4, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-104] @ 17fd68c <__bss_end__@@Base+0x10fffdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #23 │ │ │ │ │ + ldccc 4, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #23 │ │ │ │ │ + ldccc 5, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #23 │ │ │ │ │ + ldccc 5, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-120] @ 17fd73c <__bss_end__@@Base+0x110008c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-120] @ 17fd75c <__bss_end__@@Base+0x11000ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl ip │ │ │ │ │ + ldccc 5, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl ip │ │ │ │ │ + ldccc 5, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-120] @ 17fd77c <__bss_end__@@Base+0x11000cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr ip │ │ │ │ │ + ldccc 5, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr ip │ │ │ │ │ + ldccc 5, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr ip │ │ │ │ │ + ldccc 5, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr ip │ │ │ │ │ + ldccc 5, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #24 │ │ │ │ │ + ldccc 5, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror ip │ │ │ │ │ + ldccc 5, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror ip │ │ │ │ │ + ldccc 5, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-136] @ 17fd82c <__bss_end__@@Base+0x110017c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-136] @ 17fd84c <__bss_end__@@Base+0x110019c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, ip │ │ │ │ │ + ldccc 5, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, ip │ │ │ │ │ + ldccc 5, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-136] @ 17fd86c <__bss_end__@@Base+0x11001bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #25 │ │ │ │ │ + ldccc 5, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #25 │ │ │ │ │ + ldccc 5, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #25 │ │ │ │ │ + ldccc 6, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #25 │ │ │ │ │ + ldccc 6, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fd998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-152] @ 17fd91c <__bss_end__@@Base+0x110026c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-152] @ 17fd93c <__bss_end__@@Base+0x110028c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl sp │ │ │ │ │ + ldccc 6, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl sp │ │ │ │ │ + ldccc 6, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-152] @ 17fd95c <__bss_end__@@Base+0x11002ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr sp │ │ │ │ │ + ldccc 6, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr sp │ │ │ │ │ + ldccc 6, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr sp │ │ │ │ │ + ldccc 6, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr sp │ │ │ │ │ + ldccc 6, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #26 │ │ │ │ │ + ldccc 6, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fda98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror sp │ │ │ │ │ + ldccc 6, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror sp │ │ │ │ │ + ldccc 6, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-168] @ 17fda0c <__bss_end__@@Base+0x110035c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-168] @ 17fda2c <__bss_end__@@Base+0x110037c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, sp │ │ │ │ │ + ldccc 6, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, sp │ │ │ │ │ + ldccc 6, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-168] @ 17fda4c <__bss_end__@@Base+0x110039c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #27 │ │ │ │ │ + ldccc 6, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #27 │ │ │ │ │ + ldccc 6, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #27 │ │ │ │ │ + ldccc 7, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #27 │ │ │ │ │ + ldccc 7, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fdb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-184] @ 17fdafc <__bss_end__@@Base+0x110044c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-184] @ 17fdb1c <__bss_end__@@Base+0x110046c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl lr │ │ │ │ │ + ldccc 7, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl lr │ │ │ │ │ + ldccc 7, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-184] @ 17fdb3c <__bss_end__@@Base+0x110048c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr lr │ │ │ │ │ + ldccc 7, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr lr │ │ │ │ │ + ldccc 7, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr lr │ │ │ │ │ + ldccc 7, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr lr │ │ │ │ │ + ldccc 7, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #28 │ │ │ │ │ + ldccc 7, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fdc98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror lr │ │ │ │ │ + ldccc 7, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror lr │ │ │ │ │ + ldccc 7, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-200] @ 17fdbec <__bss_end__@@Base+0x110053c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-200] @ 17fdc0c <__bss_end__@@Base+0x110055c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, lr │ │ │ │ │ + ldccc 7, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, lr │ │ │ │ │ + ldccc 7, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-200] @ 17fdc2c <__bss_end__@@Base+0x110057c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #29 │ │ │ │ │ + ldccc 7, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #29 │ │ │ │ │ + ldccc 7, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #29 │ │ │ │ │ + ldccc 8, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #29 │ │ │ │ │ + ldccc 8, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fdd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-216] @ 17fdcdc <__bss_end__@@Base+0x110062c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-216] @ 17fdcfc <__bss_end__@@Base+0x110064c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl pc │ │ │ │ │ + ldccc 8, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl pc │ │ │ │ │ + ldccc 8, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-216] @ 17fdd1c <__bss_end__@@Base+0x110066c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr pc │ │ │ │ │ + ldccc 8, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr pc │ │ │ │ │ + ldccc 8, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr pc │ │ │ │ │ + ldccc 8, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr pc │ │ │ │ │ + ldccc 8, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #30 │ │ │ │ │ + ldccc 8, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fde98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror pc │ │ │ │ │ + ldccc 8, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror pc │ │ │ │ │ + ldccc 8, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-232] @ 17fddcc <__bss_end__@@Base+0x110071c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-232] @ 17fddec <__bss_end__@@Base+0x110073c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r0, pc @ │ │ │ │ │ + ldccc 8, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r5, r9, r8, pc @ │ │ │ │ │ + ldccc 8, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq sp, [pc, #-232] @ 17fde0c <__bss_end__@@Base+0x110075c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r5, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r5, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbec900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r5, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbec908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fdf98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbec910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r5, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbec918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq sp, [pc, #-248] @ 17fdebc <__bss_end__@@Base+0x110080c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbec920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbec928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq sp, [pc, #-248] @ 17fdedc <__bss_end__@@Base+0x110082c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbec930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbec938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbec940 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ cmneq pc, r0 @ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbec948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbec950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbec958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbec960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbec968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbec970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbec978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbec980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbec988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbec990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-8] @ 17fe0ac <__bss_end__@@Base+0x11009fc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbec998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbec9a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-8] @ 17fe0cc <__bss_end__@@Base+0x1100a1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbec9a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbec9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-8] @ 17fe0ec <__bss_end__@@Base+0x1100a3c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbec9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbec9c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbec9c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbec9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbec9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbec9e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbec9e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbec9f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbec9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeca00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeca08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbeca10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-24] @ 17fe19c <__bss_end__@@Base+0x1100aec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbeca18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeca20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-24] @ 17fe1bc <__bss_end__@@Base+0x1100b0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeca28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeca30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-24] @ 17fe1dc <__bss_end__@@Base+0x1100b2c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeca38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeca40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeca48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeca50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeca58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeca60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeca68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeca70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeca78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeca80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeca88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeca90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-40] @ 17fe28c <__bss_end__@@Base+0x1100bdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeca98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbecaa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-40] @ 17fe2ac <__bss_end__@@Base+0x1100bfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbecaa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbecab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-40] @ 17fe2cc <__bss_end__@@Base+0x1100c1c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbecab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbecac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbecac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbecad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbecad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbecae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbecae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbecaf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbecaf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbecb00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbecb08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbecb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-56] @ 17fe37c <__bss_end__@@Base+0x1100ccc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbecb18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbecb20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-56] @ 17fe39c <__bss_end__@@Base+0x1100cec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbecb28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbecb30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-56] @ 17fe3bc <__bss_end__@@Base+0x1100d0c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbecb38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbecb40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbecb48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbecb50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbecb58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbecb60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbecb68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbecb70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbecb78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbecb80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbecb88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbecb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-72] @ 17fe46c <__bss_end__@@Base+0x1100dbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbecb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbecba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-72] @ 17fe48c <__bss_end__@@Base+0x1100ddc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbecba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbecbb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-72] @ 17fe4ac <__bss_end__@@Base+0x1100dfc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbecbb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbecbc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbecbc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbecbd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbecbd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbecbe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbecbe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbecbf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbecbf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #5 │ │ │ │ │ + ldccc 12, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #5 │ │ │ │ │ + ldccc 12, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #32 │ │ │ │ │ + ldccc 12, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-88] @ 17fe55c <__bss_end__@@Base+0x1100eac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-88] @ 17fe57c <__bss_end__@@Base+0x1100ecc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-88] @ 17fe59c <__bss_end__@@Base+0x1100eec> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #6 │ │ │ │ │ + ldccc 12, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-104] @ 17fe64c <__bss_end__@@Base+0x1100f9c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-104] @ 17fe66c <__bss_end__@@Base+0x1100fbc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-104] @ 17fe68c <__bss_end__@@Base+0x1100fdc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r3 │ │ │ │ │ + ldccc 12, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #7 │ │ │ │ │ + ldccc 12, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #7 │ │ │ │ │ + ldccc 12, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #7 │ │ │ │ │ + ldccc 13, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #7 │ │ │ │ │ + ldccc 13, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-120] @ 17fe73c <__bss_end__@@Base+0x110108c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-120] @ 17fe75c <__bss_end__@@Base+0x11010ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-120] @ 17fe77c <__bss_end__@@Base+0x11010cc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-136] @ 17fe82c <__bss_end__@@Base+0x110117c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-136] @ 17fe84c <__bss_end__@@Base+0x110119c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-136] @ 17fe86c <__bss_end__@@Base+0x11011bc> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r4 │ │ │ │ │ + ldccc 13, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #9 │ │ │ │ │ + ldccc 13, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #9 │ │ │ │ │ + ldccc 13, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #9 │ │ │ │ │ + ldccc 14, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fe998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #9 │ │ │ │ │ + ldccc 14, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-152] @ 17fe91c <__bss_end__@@Base+0x110126c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-152] @ 17fe93c <__bss_end__@@Base+0x110128c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-152] @ 17fe95c <__bss_end__@@Base+0x11012ac> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fea98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #10 │ │ │ │ │ + ldccc 14, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-168] @ 17fea0c <__bss_end__@@Base+0x110135c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-168] @ 17fea2c <__bss_end__@@Base+0x110137c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-168] @ 17fea4c <__bss_end__@@Base+0x110139c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r5 │ │ │ │ │ + ldccc 14, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #11 │ │ │ │ │ + ldccc 14, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #11 │ │ │ │ │ + ldccc 14, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr12, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017feb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr12, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr12, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-184] @ 17feafc <__bss_end__@@Base+0x110144c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr12, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-184] @ 17feb1c <__bss_end__@@Base+0x110146c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-184] @ 17feb3c <__bss_end__@@Base+0x110148c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fec98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr12, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-200] @ 17febec <__bss_end__@@Base+0x110153c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr12, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-200] @ 17fec0c <__bss_end__@@Base+0x110155c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr12, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-200] @ 17fec2c <__bss_end__@@Base+0x110157c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr12, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr12, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr12, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr12, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr12, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr12, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr12, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr12, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr12, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fed98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-216] @ 17fecdc <__bss_end__@@Base+0x110162c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-216] @ 17fecfc <__bss_end__@@Base+0x110164c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-216] @ 17fed1c <__bss_end__@@Base+0x110166c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fee98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #14 │ │ │ │ │ + ldccc 0, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-232] @ 17fedcc <__bss_end__@@Base+0x110171c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-232] @ 17fedec <__bss_end__@@Base+0x110173c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq lr, [pc, #-232] @ 17fee0c <__bss_end__@@Base+0x110175c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r7 │ │ │ │ │ + ldccc 0, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #15 │ │ │ │ │ + ldccc 0, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #15 │ │ │ │ │ + ldccc 0, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #15 │ │ │ │ │ + ldccc 1, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fef98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #15 │ │ │ │ │ + ldccc 1, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq lr, [pc, #-248] @ 17feebc <__bss_end__@@Base+0x110180c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq lr, [pc, #-248] @ 17feedc <__bss_end__@@Base+0x110182c> │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #32 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #32 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, rrx @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #16 │ │ │ │ │ + ldccc 1, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-8] @ 17ff0ac <__bss_end__@@Base+0x11019fc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-8] @ 17ff0cc <__bss_end__@@Base+0x1101a1c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-8] @ 17ff0ec <__bss_end__@@Base+0x1101a3c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r8 │ │ │ │ │ + ldccc 1, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #17 │ │ │ │ │ + ldccc 1, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #17 │ │ │ │ │ + ldccc 1, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #17 │ │ │ │ │ + ldccc 2, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #17 │ │ │ │ │ + ldccc 2, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-24] @ 17ff19c <__bss_end__@@Base+0x1101aec> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-24] @ 17ff1bc <__bss_end__@@Base+0x1101b0c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-24] @ 17ff1dc <__bss_end__@@Base+0x1101b2c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #18 │ │ │ │ │ + ldccc 2, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-40] @ 17ff28c <__bss_end__@@Base+0x1101bdc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-40] @ 17ff2ac <__bss_end__@@Base+0x1101bfc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-40] @ 17ff2cc <__bss_end__@@Base+0x1101c1c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, r9 │ │ │ │ │ + ldccc 2, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #19 │ │ │ │ │ + ldccc 2, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-56] @ 17ff37c <__bss_end__@@Base+0x1101ccc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-56] @ 17ff39c <__bss_end__@@Base+0x1101cec> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-56] @ 17ff3bc <__bss_end__@@Base+0x1101d0c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-72] @ 17ff46c <__bss_end__@@Base+0x1101dbc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-72] @ 17ff48c <__bss_end__@@Base+0x1101ddc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-72] @ 17ff4ac <__bss_end__@@Base+0x1101dfc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, sl │ │ │ │ │ + ldccc 3, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #10 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, sl │ │ │ │ │ + ldccc 3, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #10 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #10 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #10 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #11 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #11 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-88] @ 17ff55c <__bss_end__@@Base+0x1101eac> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #11 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-88] @ 17ff57c <__bss_end__@@Base+0x1101ecc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #11 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-88] @ 17ff59c <__bss_end__@@Base+0x1101eec> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #12 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #12 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #12 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #12 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #13 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #13 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-104] @ 17ff64c <__bss_end__@@Base+0x1101f9c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #13 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-104] @ 17ff66c <__bss_end__@@Base+0x1101fbc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #13 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-104] @ 17ff68c <__bss_end__@@Base+0x1101fdc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, fp │ │ │ │ │ + ldccc 4, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #14 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, fp │ │ │ │ │ + ldccc 4, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #14 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #14 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #14 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #23 │ │ │ │ │ + ldccc 4, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #15 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #23 │ │ │ │ │ + ldccc 5, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #15 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #23 │ │ │ │ │ + ldccc 5, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-120] @ 17ff73c <__bss_end__@@Base+0x110208c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #15 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-120] @ 17ff75c <__bss_end__@@Base+0x11020ac> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #15 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-120] @ 17ff77c <__bss_end__@@Base+0x11020cc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl ip │ │ │ │ │ + ldccc 5, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #16 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl ip │ │ │ │ │ + ldccc 5, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #16 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr ip │ │ │ │ │ + ldccc 5, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #16 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr ip │ │ │ │ │ + ldccc 5, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #16 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr ip │ │ │ │ │ + ldccc 5, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #17 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr ip │ │ │ │ │ + ldccc 5, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #17 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #24 │ │ │ │ │ + ldccc 5, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-136] @ 17ff82c <__bss_end__@@Base+0x110217c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror ip │ │ │ │ │ + ldccc 5, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #17 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror ip │ │ │ │ │ + ldccc 5, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-136] @ 17ff84c <__bss_end__@@Base+0x110219c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #17 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-136] @ 17ff86c <__bss_end__@@Base+0x11021bc> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, ip │ │ │ │ │ + ldccc 5, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #18 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, ip │ │ │ │ │ + ldccc 5, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #18 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #18 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #25 │ │ │ │ │ + ldccc 5, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #18 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #25 │ │ │ │ │ + ldccc 5, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #19 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ff998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #25 │ │ │ │ │ + ldccc 6, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #19 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #25 │ │ │ │ │ + ldccc 6, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-152] @ 17ff91c <__bss_end__@@Base+0x110226c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #19 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-152] @ 17ff93c <__bss_end__@@Base+0x110228c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #19 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-152] @ 17ff95c <__bss_end__@@Base+0x11022ac> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl sp │ │ │ │ │ + ldccc 6, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #20 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl sp │ │ │ │ │ + ldccc 6, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #20 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr sp │ │ │ │ │ + ldccc 6, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #20 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr sp │ │ │ │ │ + ldccc 6, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #20 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr sp │ │ │ │ │ + ldccc 6, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #21 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr sp │ │ │ │ │ + ldccc 6, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ffa98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #21 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #26 │ │ │ │ │ + ldccc 6, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-168] @ 17ffa0c <__bss_end__@@Base+0x110235c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror sp │ │ │ │ │ + ldccc 6, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #21 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror sp │ │ │ │ │ + ldccc 6, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-168] @ 17ffa2c <__bss_end__@@Base+0x110237c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #21 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-168] @ 17ffa4c <__bss_end__@@Base+0x110239c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, sp │ │ │ │ │ + ldccc 6, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #22 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, sp │ │ │ │ │ + ldccc 6, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #22 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #22 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #27 │ │ │ │ │ + ldccc 6, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #22 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #27 │ │ │ │ │ + ldccc 6, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #23 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ffb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #27 │ │ │ │ │ + ldccc 7, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #23 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #27 │ │ │ │ │ + ldccc 7, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-184] @ 17ffafc <__bss_end__@@Base+0x110244c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #23 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-184] @ 17ffb1c <__bss_end__@@Base+0x110246c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #23 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-184] @ 17ffb3c <__bss_end__@@Base+0x110248c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl lr │ │ │ │ │ + ldccc 7, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #24 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl lr │ │ │ │ │ + ldccc 7, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #24 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr lr │ │ │ │ │ + ldccc 7, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #24 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr lr │ │ │ │ │ + ldccc 7, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #24 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr lr │ │ │ │ │ + ldccc 7, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #25 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr lr │ │ │ │ │ + ldccc 7, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ffc98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #25 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #28 │ │ │ │ │ + ldccc 7, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-200] @ 17ffbec <__bss_end__@@Base+0x110253c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror lr │ │ │ │ │ + ldccc 7, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #25 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror lr │ │ │ │ │ + ldccc 7, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-200] @ 17ffc0c <__bss_end__@@Base+0x110255c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #25 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-200] @ 17ffc2c <__bss_end__@@Base+0x110257c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, lr │ │ │ │ │ + ldccc 7, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #26 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, lr │ │ │ │ │ + ldccc 7, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #26 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #26 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #29 │ │ │ │ │ + ldccc 7, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #26 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #29 │ │ │ │ │ + ldccc 7, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #27 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ffd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #29 │ │ │ │ │ + ldccc 8, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #27 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #29 │ │ │ │ │ + ldccc 8, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-216] @ 17ffcdc <__bss_end__@@Base+0x110262c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #27 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-216] @ 17ffcfc <__bss_end__@@Base+0x110264c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #27 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-216] @ 17ffd1c <__bss_end__@@Base+0x110266c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl pc │ │ │ │ │ + ldccc 8, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #28 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl pc │ │ │ │ │ + ldccc 8, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #28 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr pc │ │ │ │ │ + ldccc 8, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #28 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr pc │ │ │ │ │ + ldccc 8, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #28 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr pc │ │ │ │ │ + ldccc 8, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #29 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr pc │ │ │ │ │ + ldccc 8, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017ffe98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #29 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #30 │ │ │ │ │ + ldccc 8, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-232] @ 17ffdcc <__bss_end__@@Base+0x110271c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror pc │ │ │ │ │ + ldccc 8, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #29 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror pc │ │ │ │ │ + ldccc 8, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-232] @ 17ffdec <__bss_end__@@Base+0x110273c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #29 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsheq pc, [pc, #-232] @ 17ffe0c <__bss_end__@@Base+0x110275c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r0, pc @ │ │ │ │ │ + ldccc 8, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #30 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r6, r9, r8, pc @ │ │ │ │ │ + ldccc 8, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #30 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #30 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r6, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #30 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsl #31 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r6, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x017fff98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbed900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, lsr #31 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r6, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbed908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrheq pc, [pc, #-248] @ 17ffebc <__bss_end__@@Base+0x110280c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbed910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, asr #31 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r6, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbed918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrsbeq pc, [pc, #-248] @ 17ffedc <__bss_end__@@Base+0x110282c> @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbed920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ cmneq pc, r8, ror #31 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbed928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbed930 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r1, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbed938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbed940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbed948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbed950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbed958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbed960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbed968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbed970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbed978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbed980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbed988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbed990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbed998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbed9a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbed9a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbed9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbed9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbed9c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbed9c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbed9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbed9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbed9e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbed9e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbed9f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbed9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeda00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018001b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeda08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbeda10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbeda18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeda20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeda28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeda30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeda38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeda40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeda48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeda50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeda58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeda60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeda68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeda70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeda78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeda80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018002b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeda88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeda90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeda98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbedaa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbedaa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbedab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbedab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbedac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbedac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbedad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbedad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbedae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbedae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbedaf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbedaf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbedb00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018003b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbedb08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbedb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbedb18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbedb20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbedb28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbedb30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbedb38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbedb40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbedb48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbedb50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbedb58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbedb60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbedb68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbedb70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbedb78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbedb80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018004b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbedb88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbedb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbedb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbedba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbedba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbedbb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbedbb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbedbc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbedbc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbedbd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbedbd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbedbe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbedbe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbedbf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbedbf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #5 │ │ │ │ │ + ldccc 12, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018005b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #5 │ │ │ │ │ + ldccc 12, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #32 │ │ │ │ │ + ldccc 12, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018006b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #6 │ │ │ │ │ + ldccc 12, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r3 │ │ │ │ │ + ldccc 12, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #7 │ │ │ │ │ + ldccc 12, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #7 │ │ │ │ │ + ldccc 12, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #7 │ │ │ │ │ + ldccc 13, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018007b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #7 │ │ │ │ │ + ldccc 13, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018008b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r4 │ │ │ │ │ + ldccc 13, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #9 │ │ │ │ │ + ldccc 13, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #9 │ │ │ │ │ + ldccc 13, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #9 │ │ │ │ │ + ldccc 14, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018009b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #9 │ │ │ │ │ + ldccc 14, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #10 │ │ │ │ │ + ldccc 14, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r5 │ │ │ │ │ + ldccc 14, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #11 │ │ │ │ │ + ldccc 14, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #11 │ │ │ │ │ + ldccc 14, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr13, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr13, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr13, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr13, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr13, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr13, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr13, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr13, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr13, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr13, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr13, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr13, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr13, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr13, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr13, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr13, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r0, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #14 │ │ │ │ │ + ldccc 0, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r7 │ │ │ │ │ + ldccc 0, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #15 │ │ │ │ │ + ldccc 0, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #15 │ │ │ │ │ + ldccc 0, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r0, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #15 │ │ │ │ │ + ldccc 1, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01800fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #15 │ │ │ │ │ + ldccc 1, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r2, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #16 │ │ │ │ │ + ldccc 1, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r8 │ │ │ │ │ + ldccc 1, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #17 │ │ │ │ │ + ldccc 1, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #17 │ │ │ │ │ + ldccc 1, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018011b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #17 │ │ │ │ │ + ldccc 2, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #17 │ │ │ │ │ + ldccc 2, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018012b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #18 │ │ │ │ │ + ldccc 2, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, r9 │ │ │ │ │ + ldccc 2, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #19 │ │ │ │ │ + ldccc 2, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018013b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018014b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, sl │ │ │ │ │ + ldccc 3, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, sl │ │ │ │ │ + ldccc 3, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018015b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018016b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, fp │ │ │ │ │ + ldccc 4, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, fp │ │ │ │ │ + ldccc 4, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #23 │ │ │ │ │ + ldccc 4, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018017b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #23 │ │ │ │ │ + ldccc 5, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #23 │ │ │ │ │ + ldccc 5, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl ip │ │ │ │ │ + ldccc 5, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl ip │ │ │ │ │ + ldccc 5, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr ip │ │ │ │ │ + ldccc 5, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr ip │ │ │ │ │ + ldccc 5, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr ip │ │ │ │ │ + ldccc 5, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr ip │ │ │ │ │ + ldccc 5, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018018b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #24 │ │ │ │ │ + ldccc 5, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror ip │ │ │ │ │ + ldccc 5, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror ip │ │ │ │ │ + ldccc 5, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, ip │ │ │ │ │ + ldccc 5, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, ip │ │ │ │ │ + ldccc 5, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #25 │ │ │ │ │ + ldccc 5, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #25 │ │ │ │ │ + ldccc 5, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018019b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #25 │ │ │ │ │ + ldccc 6, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #25 │ │ │ │ │ + ldccc 6, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl sp │ │ │ │ │ + ldccc 6, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl sp │ │ │ │ │ + ldccc 6, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr sp │ │ │ │ │ + ldccc 6, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr sp │ │ │ │ │ + ldccc 6, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr sp │ │ │ │ │ + ldccc 6, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr sp │ │ │ │ │ + ldccc 6, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #26 │ │ │ │ │ + ldccc 6, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror sp │ │ │ │ │ + ldccc 6, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror sp │ │ │ │ │ + ldccc 6, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, sp │ │ │ │ │ + ldccc 6, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, sp │ │ │ │ │ + ldccc 6, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #27 │ │ │ │ │ + ldccc 6, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #27 │ │ │ │ │ + ldccc 6, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #27 │ │ │ │ │ + ldccc 7, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #27 │ │ │ │ │ + ldccc 7, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl lr │ │ │ │ │ + ldccc 7, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl lr │ │ │ │ │ + ldccc 7, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr lr │ │ │ │ │ + ldccc 7, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr lr │ │ │ │ │ + ldccc 7, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr lr │ │ │ │ │ + ldccc 7, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr lr │ │ │ │ │ + ldccc 7, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #28 │ │ │ │ │ + ldccc 7, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror lr │ │ │ │ │ + ldccc 7, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror lr │ │ │ │ │ + ldccc 7, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, lr │ │ │ │ │ + ldccc 7, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, lr │ │ │ │ │ + ldccc 7, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #29 │ │ │ │ │ + ldccc 7, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #29 │ │ │ │ │ + ldccc 7, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #29 │ │ │ │ │ + ldccc 8, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #29 │ │ │ │ │ + ldccc 8, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl pc │ │ │ │ │ + ldccc 8, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl pc │ │ │ │ │ + ldccc 8, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr pc │ │ │ │ │ + ldccc 8, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr pc │ │ │ │ │ + ldccc 8, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r1, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr pc │ │ │ │ │ + ldccc 8, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr pc │ │ │ │ │ + ldccc 8, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #30 │ │ │ │ │ + ldccc 8, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror pc │ │ │ │ │ + ldccc 8, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror pc │ │ │ │ │ + ldccc 8, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r0, pc @ │ │ │ │ │ + ldccc 8, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r7, r9, r8, pc @ │ │ │ │ │ + ldccc 8, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r7, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r1, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r7, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01801fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbee900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r7, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbee908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbee910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r7, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbee918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbee920 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r3, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbee928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbee930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbee938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbee940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbee948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbee950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbee958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbee960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbee968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbee970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbee978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbee980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbee988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbee990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbee998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbee9a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbee9a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbee9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbee9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbee9c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbee9c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbee9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbee9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbee9e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbee9e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbee9f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018021b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbee9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeea00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbeea08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbeea10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbeea18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeea20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbeea28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeea30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbeea38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeea40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbeea48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeea50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbeea58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeea60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbeea68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeea70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018022b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbeea78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeea80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbeea88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeea90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbeea98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbeeaa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbeeaa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbeeab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbeeab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbeeac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbeeac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbeead0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbeead8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbeeae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbeeae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbeeaf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018023b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbeeaf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbeeb00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbeeb08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbeeb10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbeeb18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbeeb20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbeeb28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbeeb30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbeeb38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbeeb40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbeeb48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbeeb50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbeeb58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbeeb60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbeeb68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbeeb70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018024b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbeeb78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbeeb80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbeeb88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbeeb90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbeeb98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbeeba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbeeba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbeebb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbeebb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbeebc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbeebc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbeebd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbeebd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbeebe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbeebe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbeebf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018025b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbeebf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #5 │ │ │ │ │ + ldccc 12, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #5 │ │ │ │ │ + ldccc 12, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #32 │ │ │ │ │ + ldccc 12, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018026b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #6 │ │ │ │ │ + ldccc 12, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r3 │ │ │ │ │ + ldccc 12, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #7 │ │ │ │ │ + ldccc 12, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #7 │ │ │ │ │ + ldccc 12, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018027b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #7 │ │ │ │ │ + ldccc 13, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #7 │ │ │ │ │ + ldccc 13, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018028b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r4 │ │ │ │ │ + ldccc 13, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #9 │ │ │ │ │ + ldccc 13, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #9 │ │ │ │ │ + ldccc 13, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018029b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #9 │ │ │ │ │ + ldccc 14, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #9 │ │ │ │ │ + ldccc 14, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #10 │ │ │ │ │ + ldccc 14, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r5 │ │ │ │ │ + ldccc 14, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #11 │ │ │ │ │ + ldccc 14, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #11 │ │ │ │ │ + ldccc 14, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr14, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr14, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr14, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr14, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr14, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr14, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr14, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr14, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr14, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr14, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr14, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr14, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr14, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr14, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr14, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr14, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr15, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr15, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr15, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr15, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r2, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #14 │ │ │ │ │ + ldccc 0, cr15, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr15, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr15, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r7 │ │ │ │ │ + ldccc 0, cr15, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr15, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr15, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr15, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr15, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #15 │ │ │ │ │ + ldccc 0, cr15, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r2, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #15 │ │ │ │ │ + ldccc 0, cr15, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr15, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01802fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr15, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #15 │ │ │ │ │ + ldccc 1, cr15, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #15 │ │ │ │ │ + ldccc 1, cr15, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr15, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr15, [lr, #96]! @ 0x60 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r4, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #16 │ │ │ │ │ + ldccc 1, cr15, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr15, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr15, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r8 │ │ │ │ │ + ldccc 1, cr15, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr15, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr15, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr15, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr15, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #17 │ │ │ │ │ + ldccc 1, cr15, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #17 │ │ │ │ │ + ldccc 1, cr15, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018031b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr15, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr15, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #17 │ │ │ │ │ + ldccc 2, cr15, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #17 │ │ │ │ │ + ldccc 2, cr15, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr15, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr15, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018032b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #18 │ │ │ │ │ + ldccc 2, cr15, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr15, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr15, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, r9 │ │ │ │ │ + ldccc 2, cr15, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr15, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr15, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr15, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr15, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #19 │ │ │ │ │ + ldccc 2, cr15, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr15, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018033b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr15, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr15, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr15, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr15, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr15, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr15, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr15, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr15, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr15, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr15, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018034b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr15, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr15, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr15, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr15, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr15, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr15, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr15, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, sl │ │ │ │ │ + ldccc 3, cr15, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, sl │ │ │ │ │ + ldccc 3, cr15, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr15, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr15, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr15, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr15, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr15, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr15, [lr, #928]! @ 0x3a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018035b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr15, [lr, #960]! @ 0x3c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr15, [lr, #992]! @ 0x3e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr15, [lr] │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr15, [lr, #32]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr15, [lr, #64]! @ 0x40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr15, [lr, #96]! @ 0x60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #128]! @ 0x80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #160]! @ 0xa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr15, [lr, #192]! @ 0xc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr15, [lr, #224]! @ 0xe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #256]! @ 0x100 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #288]! @ 0x120 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr15, [lr, #320]! @ 0x140 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr15, [lr, #352]! @ 0x160 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #384]! @ 0x180 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #416]! @ 0x1a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018036b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr15, [lr, #448]! @ 0x1c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr15, [lr, #480]! @ 0x1e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #512]! @ 0x200 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr15, [lr, #544]! @ 0x220 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr15, [lr, #576]! @ 0x240 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr15, [lr, #608]! @ 0x260 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr15, [lr, #640]! @ 0x280 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr15, [lr, #672]! @ 0x2a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r0, fp │ │ │ │ │ + ldccc 4, cr15, [lr, #704]! @ 0x2c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r8, fp │ │ │ │ │ + ldccc 4, cr15, [lr, #736]! @ 0x2e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr15, [lr, #768]! @ 0x300 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr15, [lr, #800]! @ 0x320 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr15, [lr, #832]! @ 0x340 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr15, [lr, #864]! @ 0x360 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803798 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r8, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr15, [lr, #896]! @ 0x380 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018037b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018038b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r4, ip │ │ │ │ │ + ldccc 5, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, ip, ip │ │ │ │ │ + ldccc 5, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018039b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r4, sp │ │ │ │ │ + ldccc 6, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, ip, sp │ │ │ │ │ + ldccc 6, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r4, lr │ │ │ │ │ + ldccc 7, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, ip, lr │ │ │ │ │ + ldccc 7, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r3, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r8, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r3, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r8, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01803fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r8, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbef904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r8, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbef90c │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r5, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbef914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r8, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbef91c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4 │ │ │ │ │ + @ instruction: 0x3dbef924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip │ │ │ │ │ + @ instruction: 0x3dbef92c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbef934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbef93c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbef944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbef94c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbef954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbef95c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbef964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbef96c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbef974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbef97c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbef984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbef98c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbef994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbef99c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbef9a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbef9ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r0 @ │ │ │ │ │ + @ instruction: 0x3dbef9b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r0 @ │ │ │ │ │ + @ instruction: 0x3dbef9bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbef9c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbef9cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbef9d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbef9dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018041b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbef9e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbef9ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbef9f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbef9fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbefa04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbefa0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbefa14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbefa1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbefa24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbefa2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbefa34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbefa3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbefa44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbefa4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbefa54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbefa5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018042b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbefa64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbefa6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbefa74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbefa7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbefa84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbefa8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbefa94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbefa9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbefaa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbefaac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r1 @ │ │ │ │ │ + @ instruction: 0x3dbefab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r1 @ │ │ │ │ │ + @ instruction: 0x3dbefabc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbefac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbefacc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbefad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbefadc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018043b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbefae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbefaec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbefaf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbefafc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbefb04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbefb0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbefb14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbefb1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbefb24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbefb2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbefb34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbefb3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbefb44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbefb4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbefb54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbefb5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018044b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbefb64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbefb6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbefb74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbefb7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbefb84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbefb8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbefb94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbefb9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbefba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbefbac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r2 @ │ │ │ │ │ + @ instruction: 0x3dbefbb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r2 @ │ │ │ │ │ + @ instruction: 0x3dbefbbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbefbc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbefbcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbefbd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbefbdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018045b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbefbe4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbefbec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbefbf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbefbfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018046b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r3 @ │ │ │ │ │ + ldccc 12, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r3 @ │ │ │ │ │ + ldccc 12, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018047b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018048b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r4 @ │ │ │ │ │ + ldccc 13, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r4 @ │ │ │ │ │ + ldccc 13, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018049b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r5 @ │ │ │ │ │ + ldccc 14, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r5 @ │ │ │ │ │ + ldccc 14, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr15, [lr, #16]! │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr15, [lr, #48]! @ 0x30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr15, [lr, #80]! @ 0x50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr15, [lr, #112]! @ 0x70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #144]! @ 0x90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #176]! @ 0xb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #208]! @ 0xd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #240]! @ 0xf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #272]! @ 0x110 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #304]! @ 0x130 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #336]! @ 0x150 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #368]! @ 0x170 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #400]! @ 0x190 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #432]! @ 0x1b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #464]! @ 0x1d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #528]! @ 0x210 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr15, [lr, #560]! @ 0x230 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #592]! @ 0x250 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r6 │ │ │ │ │ + ldccc 15, cr15, [lr, #624]! @ 0x270 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr15, [lr, #656]! @ 0x290 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr15, [lr, #688]! @ 0x2b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r6 @ │ │ │ │ │ + ldccc 15, cr15, [lr, #720]! @ 0x2d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r6 @ │ │ │ │ │ + ldccc 15, cr15, [lr, #752]! @ 0x2f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr15, [lr, #784]! @ 0x310 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr15, [lr, #816]! @ 0x330 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr15, [lr, #848]! @ 0x350 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr15, [lr, #880]! @ 0x370 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr15, [lr, #912]! @ 0x390 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr15, [lr, #944]! @ 0x3b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr15, [lr, #976]! @ 0x3d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr0, [pc, #16]! @ 1804e0c <__bss_end__@@Base+0x110775c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr0, [pc, #48]! @ 1804e3c <__bss_end__@@Base+0x110778c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr0, [pc, #80]! @ 1804e6c <__bss_end__@@Base+0x11077bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr0, [pc, #112]! @ 1804e9c <__bss_end__@@Base+0x11077ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #144]! @ 1804ecc <__bss_end__@@Base+0x110781c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #176]! @ 1804efc <__bss_end__@@Base+0x110784c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #208]! @ 1804f2c <__bss_end__@@Base+0x110787c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #240]! @ 1804f5c <__bss_end__@@Base+0x11078ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #272]! @ 1804f8c <__bss_end__@@Base+0x11078dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #304]! @ 1804fbc <__bss_end__@@Base+0x110790c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r4, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #336]! @ 1804fec <__bss_end__@@Base+0x110793c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #368]! @ 180501c <__bss_end__@@Base+0x110796c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #400]! @ 180504c <__bss_end__@@Base+0x110799c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #432]! @ 180507c <__bss_end__@@Base+0x11079cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #464]! @ 18050ac <__bss_end__@@Base+0x11079fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #496]! @ 18050dc <__bss_end__@@Base+0x1107a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #528]! @ 180510c <__bss_end__@@Base+0x1107a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr0, [pc, #560]! @ 180513c <__bss_end__@@Base+0x1107a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #592]! @ 180516c <__bss_end__@@Base+0x1107abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr0, [pc, #624]! @ 180519c <__bss_end__@@Base+0x1107aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr0, [pc, #656]! @ 18051cc <__bss_end__@@Base+0x1107b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr0, [pc, #688]! @ 18051fc <__bss_end__@@Base+0x1107b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r7 @ │ │ │ │ │ + ldccc 0, cr0, [pc, #720]! @ 180522c <__bss_end__@@Base+0x1107b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r7 @ │ │ │ │ │ + ldccc 0, cr0, [pc, #752]! @ 180525c <__bss_end__@@Base+0x1107bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr0, [pc, #784]! @ 180528c <__bss_end__@@Base+0x1107bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr0, [pc, #816]! @ 18052bc <__bss_end__@@Base+0x1107c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r4, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr0, [pc, #848]! @ 18052ec <__bss_end__@@Base+0x1107c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr0, [pc, #880]! @ 180531c <__bss_end__@@Base+0x1107c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01804fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr0, [pc, #912]! @ 180534c <__bss_end__@@Base+0x1107c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr0, [pc, #944]! @ 180537c <__bss_end__@@Base+0x1107ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr0, [pc, #976]! @ 18053ac <__bss_end__@@Base+0x1107cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr0, [pc, #1008]! @ 18053dc <__bss_end__@@Base+0x1107d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr0, [pc, #16]! @ 180500c <__bss_end__@@Base+0x110795c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r6, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr0, [pc, #48]! @ 180504c <__bss_end__@@Base+0x110799c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr0, [pc, #80]! @ 180507c <__bss_end__@@Base+0x11079cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr0, [pc, #112]! @ 18050ac <__bss_end__@@Base+0x11079fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #144]! @ 18050dc <__bss_end__@@Base+0x1107a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #176]! @ 180510c <__bss_end__@@Base+0x1107a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #208]! @ 180513c <__bss_end__@@Base+0x1107a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #240]! @ 180516c <__bss_end__@@Base+0x1107abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #272]! @ 180519c <__bss_end__@@Base+0x1107aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #304]! @ 18051cc <__bss_end__@@Base+0x1107b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #336]! @ 18051fc <__bss_end__@@Base+0x1107b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #368]! @ 180522c <__bss_end__@@Base+0x1107b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #400]! @ 180525c <__bss_end__@@Base+0x1107bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #432]! @ 180528c <__bss_end__@@Base+0x1107bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #464]! @ 18052bc <__bss_end__@@Base+0x1107c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #496]! @ 18052ec <__bss_end__@@Base+0x1107c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #528]! @ 180531c <__bss_end__@@Base+0x1107c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr0, [pc, #560]! @ 180534c <__bss_end__@@Base+0x1107c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #592]! @ 180537c <__bss_end__@@Base+0x1107ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr0, [pc, #624]! @ 18053ac <__bss_end__@@Base+0x1107cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr0, [pc, #656]! @ 18053dc <__bss_end__@@Base+0x1107d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr0, [pc, #688]! @ 180540c <__bss_end__@@Base+0x1107d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r8 @ │ │ │ │ │ + ldccc 1, cr0, [pc, #720]! @ 180543c <__bss_end__@@Base+0x1107d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r8 @ │ │ │ │ │ + ldccc 1, cr0, [pc, #752]! @ 180546c <__bss_end__@@Base+0x1107dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr0, [pc, #784]! @ 180549c <__bss_end__@@Base+0x1107dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr0, [pc, #816]! @ 18054cc <__bss_end__@@Base+0x1107e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr0, [pc, #848]! @ 18054fc <__bss_end__@@Base+0x1107e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018051b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr0, [pc, #880]! @ 180552c <__bss_end__@@Base+0x1107e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr0, [pc, #912]! @ 180555c <__bss_end__@@Base+0x1107eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr0, [pc, #944]! @ 180558c <__bss_end__@@Base+0x1107edc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr0, [pc, #976]! @ 18055bc <__bss_end__@@Base+0x1107f0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr0, [pc, #1008]! @ 18055ec <__bss_end__@@Base+0x1107f3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr0, [pc, #16]! @ 180521c <__bss_end__@@Base+0x1107b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr0, [pc, #48]! @ 180524c <__bss_end__@@Base+0x1107b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr0, [pc, #80]! @ 180527c <__bss_end__@@Base+0x1107bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr0, [pc, #112]! @ 18052ac <__bss_end__@@Base+0x1107bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #144]! @ 18052dc <__bss_end__@@Base+0x1107c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #176]! @ 180530c <__bss_end__@@Base+0x1107c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #208]! @ 180533c <__bss_end__@@Base+0x1107c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #240]! @ 180536c <__bss_end__@@Base+0x1107cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #272]! @ 180539c <__bss_end__@@Base+0x1107cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #304]! @ 18053cc <__bss_end__@@Base+0x1107d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #336]! @ 18053fc <__bss_end__@@Base+0x1107d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018052b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #368]! @ 180542c <__bss_end__@@Base+0x1107d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #400]! @ 180545c <__bss_end__@@Base+0x1107dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #432]! @ 180548c <__bss_end__@@Base+0x1107ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #464]! @ 18054bc <__bss_end__@@Base+0x1107e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #496]! @ 18054ec <__bss_end__@@Base+0x1107e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #528]! @ 180551c <__bss_end__@@Base+0x1107e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr0, [pc, #560]! @ 180554c <__bss_end__@@Base+0x1107e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #592]! @ 180557c <__bss_end__@@Base+0x1107ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr0, [pc, #624]! @ 18055ac <__bss_end__@@Base+0x1107efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr0, [pc, #656]! @ 18055dc <__bss_end__@@Base+0x1107f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr0, [pc, #688]! @ 180560c <__bss_end__@@Base+0x1107f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, r9 @ │ │ │ │ │ + ldccc 2, cr0, [pc, #720]! @ 180563c <__bss_end__@@Base+0x1107f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, r9 @ │ │ │ │ │ + ldccc 2, cr0, [pc, #752]! @ 180566c <__bss_end__@@Base+0x1107fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr0, [pc, #784]! @ 180569c <__bss_end__@@Base+0x1107fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr0, [pc, #816]! @ 18056cc <__bss_end__@@Base+0x110801c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr0, [pc, #848]! @ 18056fc <__bss_end__@@Base+0x110804c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018053b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr0, [pc, #880]! @ 180572c <__bss_end__@@Base+0x110807c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr0, [pc, #912]! @ 180575c <__bss_end__@@Base+0x11080ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #19 │ │ │ │ │ + ldccc 2, cr0, [pc, #944]! @ 180578c <__bss_end__@@Base+0x11080dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr0, [pc, #976]! @ 18057bc <__bss_end__@@Base+0x110810c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr0, [pc, #1008]! @ 18057ec <__bss_end__@@Base+0x110813c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #19 │ │ │ │ │ + ldccc 3, cr0, [pc, #16]! @ 180541c <__bss_end__@@Base+0x1107d6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #19 │ │ │ │ │ + ldccc 3, cr0, [pc, #48]! @ 180544c <__bss_end__@@Base+0x1107d9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr0, [pc, #80]! @ 180547c <__bss_end__@@Base+0x1107dcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr0, [pc, #112]! @ 18054ac <__bss_end__@@Base+0x1107dfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #144]! @ 18054dc <__bss_end__@@Base+0x1107e2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #176]! @ 180550c <__bss_end__@@Base+0x1107e5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl sl │ │ │ │ │ + ldccc 3, cr0, [pc, #208]! @ 180553c <__bss_end__@@Base+0x1107e8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl sl │ │ │ │ │ + ldccc 3, cr0, [pc, #240]! @ 180556c <__bss_end__@@Base+0x1107ebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #272]! @ 180559c <__bss_end__@@Base+0x1107eec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #304]! @ 18055cc <__bss_end__@@Base+0x1107f1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr sl │ │ │ │ │ + ldccc 3, cr0, [pc, #336]! @ 18055fc <__bss_end__@@Base+0x1107f4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018054b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr sl │ │ │ │ │ + ldccc 3, cr0, [pc, #368]! @ 180562c <__bss_end__@@Base+0x1107f7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #400]! @ 180565c <__bss_end__@@Base+0x1107fac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #432]! @ 180568c <__bss_end__@@Base+0x1107fdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr sl │ │ │ │ │ + ldccc 3, cr0, [pc, #464]! @ 18056bc <__bss_end__@@Base+0x110800c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr sl │ │ │ │ │ + ldccc 3, cr0, [pc, #496]! @ 18056ec <__bss_end__@@Base+0x110803c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #528]! @ 180571c <__bss_end__@@Base+0x110806c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #20 │ │ │ │ │ + ldccc 3, cr0, [pc, #560]! @ 180574c <__bss_end__@@Base+0x110809c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror sl │ │ │ │ │ + ldccc 3, cr0, [pc, #592]! @ 180577c <__bss_end__@@Base+0x11080cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror sl │ │ │ │ │ + ldccc 3, cr0, [pc, #624]! @ 18057ac <__bss_end__@@Base+0x11080fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr0, [pc, #656]! @ 18057dc <__bss_end__@@Base+0x110812c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr0, [pc, #688]! @ 180580c <__bss_end__@@Base+0x110815c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, sl @ │ │ │ │ │ + ldccc 3, cr0, [pc, #720]! @ 180583c <__bss_end__@@Base+0x110818c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, sl @ │ │ │ │ │ + ldccc 3, cr0, [pc, #752]! @ 180586c <__bss_end__@@Base+0x11081bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr0, [pc, #784]! @ 180589c <__bss_end__@@Base+0x11081ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr0, [pc, #816]! @ 18058cc <__bss_end__@@Base+0x110821c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr0, [pc, #848]! @ 18058fc <__bss_end__@@Base+0x110824c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018055b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr0, [pc, #880]! @ 180592c <__bss_end__@@Base+0x110827c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #21 │ │ │ │ │ + ldccc 3, cr0, [pc, #912]! @ 180595c <__bss_end__@@Base+0x11082ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #21 │ │ │ │ │ + ldccc 3, cr0, [pc, #944]! @ 180598c <__bss_end__@@Base+0x11082dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr0, [pc, #976]! @ 18059bc <__bss_end__@@Base+0x110830c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr0, [pc, #1008]! @ 18059ec <__bss_end__@@Base+0x110833c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #21 │ │ │ │ │ + ldccc 4, cr0, [pc, #16]! @ 180561c <__bss_end__@@Base+0x1107f6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #21 │ │ │ │ │ + ldccc 4, cr0, [pc, #48]! @ 180564c <__bss_end__@@Base+0x1107f9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr0, [pc, #80]! @ 180567c <__bss_end__@@Base+0x1107fcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr0, [pc, #112]! @ 18056ac <__bss_end__@@Base+0x1107ffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #144]! @ 18056dc <__bss_end__@@Base+0x110802c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #176]! @ 180570c <__bss_end__@@Base+0x110805c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl fp │ │ │ │ │ + ldccc 4, cr0, [pc, #208]! @ 180573c <__bss_end__@@Base+0x110808c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl fp │ │ │ │ │ + ldccc 4, cr0, [pc, #240]! @ 180576c <__bss_end__@@Base+0x11080bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #272]! @ 180579c <__bss_end__@@Base+0x11080ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #304]! @ 18057cc <__bss_end__@@Base+0x110811c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr fp │ │ │ │ │ + ldccc 4, cr0, [pc, #336]! @ 18057fc <__bss_end__@@Base+0x110814c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018056b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr fp │ │ │ │ │ + ldccc 4, cr0, [pc, #368]! @ 180582c <__bss_end__@@Base+0x110817c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #400]! @ 180585c <__bss_end__@@Base+0x11081ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #432]! @ 180588c <__bss_end__@@Base+0x11081dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr fp │ │ │ │ │ + ldccc 4, cr0, [pc, #464]! @ 18058bc <__bss_end__@@Base+0x110820c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr fp │ │ │ │ │ + ldccc 4, cr0, [pc, #496]! @ 18058ec <__bss_end__@@Base+0x110823c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #528]! @ 180591c <__bss_end__@@Base+0x110826c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr0, [pc, #560]! @ 180594c <__bss_end__@@Base+0x110829c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror fp │ │ │ │ │ + ldccc 4, cr0, [pc, #592]! @ 180597c <__bss_end__@@Base+0x11082cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror fp │ │ │ │ │ + ldccc 4, cr0, [pc, #624]! @ 18059ac <__bss_end__@@Base+0x11082fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr0, [pc, #656]! @ 18059dc <__bss_end__@@Base+0x110832c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr0, [pc, #688]! @ 1805a0c <__bss_end__@@Base+0x110835c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, fp @ │ │ │ │ │ + ldccc 4, cr0, [pc, #720]! @ 1805a3c <__bss_end__@@Base+0x110838c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, fp @ │ │ │ │ │ + ldccc 4, cr0, [pc, #752]! @ 1805a6c <__bss_end__@@Base+0x11083bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr0, [pc, #784]! @ 1805a9c <__bss_end__@@Base+0x11083ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr0, [pc, #816]! @ 1805acc <__bss_end__@@Base+0x110841c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr0, [pc, #848]! @ 1805afc <__bss_end__@@Base+0x110844c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018057b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr0, [pc, #880]! @ 1805b2c <__bss_end__@@Base+0x110847c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr0, [pc, #912]! @ 1805b5c <__bss_end__@@Base+0x11084ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr0, [pc, #944]! @ 1805b8c <__bss_end__@@Base+0x11084dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr0, [pc, #976]! @ 1805bbc <__bss_end__@@Base+0x110850c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr0, [pc, #1008]! @ 1805bec <__bss_end__@@Base+0x110853c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr0, [pc, #16]! @ 180581c <__bss_end__@@Base+0x110816c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr0, [pc, #48]! @ 180584c <__bss_end__@@Base+0x110819c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr0, [pc, #80]! @ 180587c <__bss_end__@@Base+0x11081cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr0, [pc, #112]! @ 18058ac <__bss_end__@@Base+0x11081fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #144]! @ 18058dc <__bss_end__@@Base+0x110822c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #176]! @ 180590c <__bss_end__@@Base+0x110825c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr0, [pc, #208]! @ 180593c <__bss_end__@@Base+0x110828c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr0, [pc, #240]! @ 180596c <__bss_end__@@Base+0x11082bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #272]! @ 180599c <__bss_end__@@Base+0x11082ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #304]! @ 18059cc <__bss_end__@@Base+0x110831c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr0, [pc, #336]! @ 18059fc <__bss_end__@@Base+0x110834c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018058b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr0, [pc, #368]! @ 1805a2c <__bss_end__@@Base+0x110837c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #400]! @ 1805a5c <__bss_end__@@Base+0x11083ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #432]! @ 1805a8c <__bss_end__@@Base+0x11083dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr0, [pc, #464]! @ 1805abc <__bss_end__@@Base+0x110840c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr0, [pc, #496]! @ 1805aec <__bss_end__@@Base+0x110843c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #528]! @ 1805b1c <__bss_end__@@Base+0x110846c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr0, [pc, #560]! @ 1805b4c <__bss_end__@@Base+0x110849c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr0, [pc, #592]! @ 1805b7c <__bss_end__@@Base+0x11084cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr0, [pc, #624]! @ 1805bac <__bss_end__@@Base+0x11084fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr0, [pc, #656]! @ 1805bdc <__bss_end__@@Base+0x110852c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr0, [pc, #688]! @ 1805c0c <__bss_end__@@Base+0x110855c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, ip @ │ │ │ │ │ + ldccc 5, cr0, [pc, #720]! @ 1805c3c <__bss_end__@@Base+0x110858c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, ip @ │ │ │ │ │ + ldccc 5, cr0, [pc, #752]! @ 1805c6c <__bss_end__@@Base+0x11085bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr0, [pc, #784]! @ 1805c9c <__bss_end__@@Base+0x11085ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr0, [pc, #816]! @ 1805ccc <__bss_end__@@Base+0x110861c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr0, [pc, #848]! @ 1805cfc <__bss_end__@@Base+0x110864c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018059b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr0, [pc, #880]! @ 1805d2c <__bss_end__@@Base+0x110867c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr0, [pc, #912]! @ 1805d5c <__bss_end__@@Base+0x11086ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr0, [pc, #944]! @ 1805d8c <__bss_end__@@Base+0x11086dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr0, [pc, #976]! @ 1805dbc <__bss_end__@@Base+0x110870c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr0, [pc, #1008]! @ 1805dec <__bss_end__@@Base+0x110873c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr0, [pc, #16]! @ 1805a1c <__bss_end__@@Base+0x110836c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr0, [pc, #48]! @ 1805a4c <__bss_end__@@Base+0x110839c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr0, [pc, #80]! @ 1805a7c <__bss_end__@@Base+0x11083cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr0, [pc, #112]! @ 1805aac <__bss_end__@@Base+0x11083fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #144]! @ 1805adc <__bss_end__@@Base+0x110842c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #176]! @ 1805b0c <__bss_end__@@Base+0x110845c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr0, [pc, #208]! @ 1805b3c <__bss_end__@@Base+0x110848c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr0, [pc, #240]! @ 1805b6c <__bss_end__@@Base+0x11084bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #272]! @ 1805b9c <__bss_end__@@Base+0x11084ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #304]! @ 1805bcc <__bss_end__@@Base+0x110851c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr0, [pc, #336]! @ 1805bfc <__bss_end__@@Base+0x110854c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr0, [pc, #368]! @ 1805c2c <__bss_end__@@Base+0x110857c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #400]! @ 1805c5c <__bss_end__@@Base+0x11085ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #432]! @ 1805c8c <__bss_end__@@Base+0x11085dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr0, [pc, #464]! @ 1805cbc <__bss_end__@@Base+0x110860c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr0, [pc, #496]! @ 1805cec <__bss_end__@@Base+0x110863c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #528]! @ 1805d1c <__bss_end__@@Base+0x110866c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr0, [pc, #560]! @ 1805d4c <__bss_end__@@Base+0x110869c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr0, [pc, #592]! @ 1805d7c <__bss_end__@@Base+0x11086cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr0, [pc, #624]! @ 1805dac <__bss_end__@@Base+0x11086fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr0, [pc, #656]! @ 1805ddc <__bss_end__@@Base+0x110872c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr0, [pc, #688]! @ 1805e0c <__bss_end__@@Base+0x110875c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, sp @ │ │ │ │ │ + ldccc 6, cr0, [pc, #720]! @ 1805e3c <__bss_end__@@Base+0x110878c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, sp @ │ │ │ │ │ + ldccc 6, cr0, [pc, #752]! @ 1805e6c <__bss_end__@@Base+0x11087bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr0, [pc, #784]! @ 1805e9c <__bss_end__@@Base+0x11087ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr0, [pc, #816]! @ 1805ecc <__bss_end__@@Base+0x110881c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr0, [pc, #848]! @ 1805efc <__bss_end__@@Base+0x110884c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr0, [pc, #880]! @ 1805f2c <__bss_end__@@Base+0x110887c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr0, [pc, #912]! @ 1805f5c <__bss_end__@@Base+0x11088ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr0, [pc, #944]! @ 1805f8c <__bss_end__@@Base+0x11088dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr0, [pc, #976]! @ 1805fbc <__bss_end__@@Base+0x110890c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr0, [pc, #1008]! @ 1805fec <__bss_end__@@Base+0x110893c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr0, [pc, #16]! @ 1805c1c <__bss_end__@@Base+0x110856c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr0, [pc, #48]! @ 1805c4c <__bss_end__@@Base+0x110859c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr0, [pc, #80]! @ 1805c7c <__bss_end__@@Base+0x11085cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr0, [pc, #112]! @ 1805cac <__bss_end__@@Base+0x11085fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #144]! @ 1805cdc <__bss_end__@@Base+0x110862c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #176]! @ 1805d0c <__bss_end__@@Base+0x110865c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr0, [pc, #208]! @ 1805d3c <__bss_end__@@Base+0x110868c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr0, [pc, #240]! @ 1805d6c <__bss_end__@@Base+0x11086bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #272]! @ 1805d9c <__bss_end__@@Base+0x11086ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #304]! @ 1805dcc <__bss_end__@@Base+0x110871c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr0, [pc, #336]! @ 1805dfc <__bss_end__@@Base+0x110874c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr0, [pc, #368]! @ 1805e2c <__bss_end__@@Base+0x110877c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #400]! @ 1805e5c <__bss_end__@@Base+0x11087ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #432]! @ 1805e8c <__bss_end__@@Base+0x11087dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr0, [pc, #464]! @ 1805ebc <__bss_end__@@Base+0x110880c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr0, [pc, #496]! @ 1805eec <__bss_end__@@Base+0x110883c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #528]! @ 1805f1c <__bss_end__@@Base+0x110886c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr0, [pc, #560]! @ 1805f4c <__bss_end__@@Base+0x110889c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr0, [pc, #592]! @ 1805f7c <__bss_end__@@Base+0x11088cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr0, [pc, #624]! @ 1805fac <__bss_end__@@Base+0x11088fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr0, [pc, #656]! @ 1805fdc <__bss_end__@@Base+0x110892c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr0, [pc, #688]! @ 180600c <__bss_end__@@Base+0x110895c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, lr @ │ │ │ │ │ + ldccc 7, cr0, [pc, #720]! @ 180603c <__bss_end__@@Base+0x110898c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, lr @ │ │ │ │ │ + ldccc 7, cr0, [pc, #752]! @ 180606c <__bss_end__@@Base+0x11089bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr0, [pc, #784]! @ 180609c <__bss_end__@@Base+0x11089ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr0, [pc, #816]! @ 18060cc <__bss_end__@@Base+0x1108a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr0, [pc, #848]! @ 18060fc <__bss_end__@@Base+0x1108a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr0, [pc, #880]! @ 180612c <__bss_end__@@Base+0x1108a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr0, [pc, #912]! @ 180615c <__bss_end__@@Base+0x1108aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr0, [pc, #944]! @ 180618c <__bss_end__@@Base+0x1108adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr0, [pc, #976]! @ 18061bc <__bss_end__@@Base+0x1108b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr0, [pc, #1008]! @ 18061ec <__bss_end__@@Base+0x1108b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr0, [pc, #16]! @ 1805e1c <__bss_end__@@Base+0x110876c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr0, [pc, #48]! @ 1805e4c <__bss_end__@@Base+0x110879c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr0, [pc, #80]! @ 1805e7c <__bss_end__@@Base+0x11087cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr0, [pc, #112]! @ 1805eac <__bss_end__@@Base+0x11087fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #144]! @ 1805edc <__bss_end__@@Base+0x110882c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #176]! @ 1805f0c <__bss_end__@@Base+0x110885c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr0, [pc, #208]! @ 1805f3c <__bss_end__@@Base+0x110888c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr0, [pc, #240]! @ 1805f6c <__bss_end__@@Base+0x11088bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #272]! @ 1805f9c <__bss_end__@@Base+0x11088ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r5, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #304]! @ 1805fcc <__bss_end__@@Base+0x110891c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr0, [pc, #336]! @ 1805ffc <__bss_end__@@Base+0x110894c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr0, [pc, #368]! @ 180602c <__bss_end__@@Base+0x110897c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #400]! @ 180605c <__bss_end__@@Base+0x11089ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #432]! @ 180608c <__bss_end__@@Base+0x11089dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr0, [pc, #464]! @ 18060bc <__bss_end__@@Base+0x1108a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr0, [pc, #496]! @ 18060ec <__bss_end__@@Base+0x1108a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #528]! @ 180611c <__bss_end__@@Base+0x1108a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr0, [pc, #560]! @ 180614c <__bss_end__@@Base+0x1108a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr0, [pc, #592]! @ 180617c <__bss_end__@@Base+0x1108acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr0, [pc, #624]! @ 18061ac <__bss_end__@@Base+0x1108afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr0, [pc, #656]! @ 18061dc <__bss_end__@@Base+0x1108b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr0, [pc, #688]! @ 180620c <__bss_end__@@Base+0x1108b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr0, [pc, #720]! @ 180623c <__bss_end__@@Base+0x1108b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r9, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr0, [pc, #752]! @ 180626c <__bss_end__@@Base+0x1108bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr0, [pc, #784]! @ 180629c <__bss_end__@@Base+0x1108bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r5, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr0, [pc, #816]! @ 18062cc <__bss_end__@@Base+0x1108c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr0, [pc, #848]! @ 18062fc <__bss_end__@@Base+0x1108c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01805fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r9, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr0, [pc, #880]! @ 180632c <__bss_end__@@Base+0x1108c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr0, [pc, #912]! @ 180635c <__bss_end__@@Base+0x1108cac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr0, [pc, #944]! @ 180638c <__bss_end__@@Base+0x1108cdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr0, [pc, #976]! @ 18063bc <__bss_end__@@Base+0x1108d0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r9, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr0, [pc, #1008]! @ 18063ec <__bss_end__@@Base+0x1108d3c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r7, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf0904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r9, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf090c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbf0914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r9, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbf091c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4 │ │ │ │ │ + @ instruction: 0x3dbf0924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip │ │ │ │ │ + @ instruction: 0x3dbf092c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf0934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf093c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf0944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf094c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf0954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf095c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf0964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf096c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf0974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf097c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbf0984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbf098c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf0994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf099c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf09a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf09ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbf09b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbf09bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf09c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf09cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018061b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf09d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf09dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf09e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf09ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf09f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf09fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf0a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf0a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf0a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf0a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf0a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf0a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf0a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf0a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf0a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf0a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018062b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf0a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf0a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf0a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf0a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf0a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf0a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf0a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf0a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf0a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf0a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf0aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf0aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbf0ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbf0abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf0ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf0acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018063b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf0ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf0adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf0ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf0aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf0af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf0afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf0b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf0b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf0b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf0b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf0b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf0b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf0b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf0b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf0b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf0b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018064b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf0b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf0b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf0b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf0b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf0b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf0b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf0b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf0b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf0b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf0b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf0ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf0bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbf0bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbf0bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf0bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf0bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018065b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf0bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf0bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf0be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf0bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf0bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf0bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr0, [pc, #16]! @ 180662c <__bss_end__@@Base+0x1108f7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr0, [pc, #48]! @ 180665c <__bss_end__@@Base+0x1108fac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr0, [pc, #80]! @ 180668c <__bss_end__@@Base+0x1108fdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr0, [pc, #112]! @ 18066bc <__bss_end__@@Base+0x110900c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #144]! @ 18066ec <__bss_end__@@Base+0x110903c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #176]! @ 180671c <__bss_end__@@Base+0x110906c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #208]! @ 180674c <__bss_end__@@Base+0x110909c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #240]! @ 180677c <__bss_end__@@Base+0x11090cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #272]! @ 18067ac <__bss_end__@@Base+0x11090fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #304]! @ 18067dc <__bss_end__@@Base+0x110912c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018066b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #336]! @ 180680c <__bss_end__@@Base+0x110915c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #368]! @ 180683c <__bss_end__@@Base+0x110918c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #400]! @ 180686c <__bss_end__@@Base+0x11091bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #432]! @ 180689c <__bss_end__@@Base+0x11091ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #464]! @ 18068cc <__bss_end__@@Base+0x110921c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #496]! @ 18068fc <__bss_end__@@Base+0x110924c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #528]! @ 180692c <__bss_end__@@Base+0x110927c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr0, [pc, #560]! @ 180695c <__bss_end__@@Base+0x11092ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #592]! @ 180698c <__bss_end__@@Base+0x11092dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #624]! @ 18069bc <__bss_end__@@Base+0x110930c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr0, [pc, #656]! @ 18069ec <__bss_end__@@Base+0x110933c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr0, [pc, #688]! @ 1806a1c <__bss_end__@@Base+0x110936c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #720]! @ 1806a4c <__bss_end__@@Base+0x110939c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r3 │ │ │ │ │ + ldccc 12, cr0, [pc, #752]! @ 1806a7c <__bss_end__@@Base+0x11093cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr0, [pc, #784]! @ 1806aac <__bss_end__@@Base+0x11093fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr0, [pc, #816]! @ 1806adc <__bss_end__@@Base+0x110942c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018067b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr0, [pc, #848]! @ 1806b0c <__bss_end__@@Base+0x110945c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr0, [pc, #880]! @ 1806b3c <__bss_end__@@Base+0x110948c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr0, [pc, #912]! @ 1806b6c <__bss_end__@@Base+0x11094bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr0, [pc, #944]! @ 1806b9c <__bss_end__@@Base+0x11094ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr0, [pc, #976]! @ 1806bcc <__bss_end__@@Base+0x110951c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr0, [pc, #1008]! @ 1806bfc <__bss_end__@@Base+0x110954c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr0, [pc, #16]! @ 180682c <__bss_end__@@Base+0x110917c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr0, [pc, #48]! @ 180685c <__bss_end__@@Base+0x11091ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr0, [pc, #80]! @ 180688c <__bss_end__@@Base+0x11091dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr0, [pc, #112]! @ 18068bc <__bss_end__@@Base+0x110920c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #144]! @ 18068ec <__bss_end__@@Base+0x110923c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #176]! @ 180691c <__bss_end__@@Base+0x110926c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #208]! @ 180694c <__bss_end__@@Base+0x110929c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #240]! @ 180697c <__bss_end__@@Base+0x11092cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #272]! @ 18069ac <__bss_end__@@Base+0x11092fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #304]! @ 18069dc <__bss_end__@@Base+0x110932c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018068b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #336]! @ 1806a0c <__bss_end__@@Base+0x110935c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #368]! @ 1806a3c <__bss_end__@@Base+0x110938c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #400]! @ 1806a6c <__bss_end__@@Base+0x11093bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #432]! @ 1806a9c <__bss_end__@@Base+0x11093ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #464]! @ 1806acc <__bss_end__@@Base+0x110941c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #496]! @ 1806afc <__bss_end__@@Base+0x110944c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #528]! @ 1806b2c <__bss_end__@@Base+0x110947c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr0, [pc, #560]! @ 1806b5c <__bss_end__@@Base+0x11094ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #592]! @ 1806b8c <__bss_end__@@Base+0x11094dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #624]! @ 1806bbc <__bss_end__@@Base+0x110950c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr0, [pc, #656]! @ 1806bec <__bss_end__@@Base+0x110953c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr0, [pc, #688]! @ 1806c1c <__bss_end__@@Base+0x110956c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #720]! @ 1806c4c <__bss_end__@@Base+0x110959c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r4 │ │ │ │ │ + ldccc 13, cr0, [pc, #752]! @ 1806c7c <__bss_end__@@Base+0x11095cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr0, [pc, #784]! @ 1806cac <__bss_end__@@Base+0x11095fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr0, [pc, #816]! @ 1806cdc <__bss_end__@@Base+0x110962c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018069b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr0, [pc, #848]! @ 1806d0c <__bss_end__@@Base+0x110965c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr0, [pc, #880]! @ 1806d3c <__bss_end__@@Base+0x110968c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr0, [pc, #912]! @ 1806d6c <__bss_end__@@Base+0x11096bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr0, [pc, #944]! @ 1806d9c <__bss_end__@@Base+0x11096ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr0, [pc, #976]! @ 1806dcc <__bss_end__@@Base+0x110971c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr0, [pc, #1008]! @ 1806dfc <__bss_end__@@Base+0x110974c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr0, [pc, #16]! @ 1806a2c <__bss_end__@@Base+0x110937c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr0, [pc, #48]! @ 1806a5c <__bss_end__@@Base+0x11093ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr0, [pc, #80]! @ 1806a8c <__bss_end__@@Base+0x11093dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr0, [pc, #112]! @ 1806abc <__bss_end__@@Base+0x110940c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #144]! @ 1806aec <__bss_end__@@Base+0x110943c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #176]! @ 1806b1c <__bss_end__@@Base+0x110946c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #208]! @ 1806b4c <__bss_end__@@Base+0x110949c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #240]! @ 1806b7c <__bss_end__@@Base+0x11094cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #272]! @ 1806bac <__bss_end__@@Base+0x11094fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #304]! @ 1806bdc <__bss_end__@@Base+0x110952c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #336]! @ 1806c0c <__bss_end__@@Base+0x110955c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #368]! @ 1806c3c <__bss_end__@@Base+0x110958c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #400]! @ 1806c6c <__bss_end__@@Base+0x11095bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #432]! @ 1806c9c <__bss_end__@@Base+0x11095ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #464]! @ 1806ccc <__bss_end__@@Base+0x110961c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #496]! @ 1806cfc <__bss_end__@@Base+0x110964c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #528]! @ 1806d2c <__bss_end__@@Base+0x110967c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr0, [pc, #560]! @ 1806d5c <__bss_end__@@Base+0x11096ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #592]! @ 1806d8c <__bss_end__@@Base+0x11096dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #624]! @ 1806dbc <__bss_end__@@Base+0x110970c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr0, [pc, #656]! @ 1806dec <__bss_end__@@Base+0x110973c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr0, [pc, #688]! @ 1806e1c <__bss_end__@@Base+0x110976c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #720]! @ 1806e4c <__bss_end__@@Base+0x110979c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r5 │ │ │ │ │ + ldccc 14, cr0, [pc, #752]! @ 1806e7c <__bss_end__@@Base+0x11097cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr0, [pc, #784]! @ 1806eac <__bss_end__@@Base+0x11097fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr0, [pc, #816]! @ 1806edc <__bss_end__@@Base+0x110982c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr0, [pc, #848]! @ 1806f0c <__bss_end__@@Base+0x110985c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr0, [pc, #880]! @ 1806f3c <__bss_end__@@Base+0x110988c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr0, [pc, #912]! @ 1806f6c <__bss_end__@@Base+0x11098bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr0, [pc, #944]! @ 1806f9c <__bss_end__@@Base+0x11098ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr0, [pc, #976]! @ 1806fcc <__bss_end__@@Base+0x110991c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr0, [pc, #1008]! @ 1806ffc <__bss_end__@@Base+0x110994c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr0, [pc, #16]! @ 1806c2c <__bss_end__@@Base+0x110957c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr0, [pc, #48]! @ 1806c5c <__bss_end__@@Base+0x11095ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr0, [pc, #80]! @ 1806c8c <__bss_end__@@Base+0x11095dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr0, [pc, #112]! @ 1806cbc <__bss_end__@@Base+0x110960c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #144]! @ 1806cec <__bss_end__@@Base+0x110963c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #176]! @ 1806d1c <__bss_end__@@Base+0x110966c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #208]! @ 1806d4c <__bss_end__@@Base+0x110969c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #240]! @ 1806d7c <__bss_end__@@Base+0x11096cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #272]! @ 1806dac <__bss_end__@@Base+0x11096fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #304]! @ 1806ddc <__bss_end__@@Base+0x110972c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #336]! @ 1806e0c <__bss_end__@@Base+0x110975c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #368]! @ 1806e3c <__bss_end__@@Base+0x110978c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #400]! @ 1806e6c <__bss_end__@@Base+0x11097bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #432]! @ 1806e9c <__bss_end__@@Base+0x11097ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #464]! @ 1806ecc <__bss_end__@@Base+0x110981c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #496]! @ 1806efc <__bss_end__@@Base+0x110984c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #528]! @ 1806f2c <__bss_end__@@Base+0x110987c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr0, [pc, #560]! @ 1806f5c <__bss_end__@@Base+0x11098ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #592]! @ 1806f8c <__bss_end__@@Base+0x11098dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #624]! @ 1806fbc <__bss_end__@@Base+0x110990c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr0, [pc, #656]! @ 1806fec <__bss_end__@@Base+0x110993c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr0, [pc, #688]! @ 180701c <__bss_end__@@Base+0x110996c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #720]! @ 180704c <__bss_end__@@Base+0x110999c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r6 │ │ │ │ │ + ldccc 15, cr0, [pc, #752]! @ 180707c <__bss_end__@@Base+0x11099cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr0, [pc, #784]! @ 18070ac <__bss_end__@@Base+0x11099fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr0, [pc, #816]! @ 18070dc <__bss_end__@@Base+0x1109a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr0, [pc, #848]! @ 180710c <__bss_end__@@Base+0x1109a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr0, [pc, #880]! @ 180713c <__bss_end__@@Base+0x1109a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr0, [pc, #912]! @ 180716c <__bss_end__@@Base+0x1109abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr0, [pc, #944]! @ 180719c <__bss_end__@@Base+0x1109aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr0, [pc, #976]! @ 18071cc <__bss_end__@@Base+0x1109b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr0, [pc, #1008]! @ 18071fc <__bss_end__@@Base+0x1109b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr1, [pc, #16]! @ 1806e2c <__bss_end__@@Base+0x110977c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr1, [pc, #48]! @ 1806e5c <__bss_end__@@Base+0x11097ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr1, [pc, #80]! @ 1806e8c <__bss_end__@@Base+0x11097dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr1, [pc, #112]! @ 1806ebc <__bss_end__@@Base+0x110980c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #144]! @ 1806eec <__bss_end__@@Base+0x110983c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #176]! @ 1806f1c <__bss_end__@@Base+0x110986c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #208]! @ 1806f4c <__bss_end__@@Base+0x110989c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #240]! @ 1806f7c <__bss_end__@@Base+0x11098cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r6, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #272]! @ 1806fac <__bss_end__@@Base+0x11098fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #304]! @ 1806fdc <__bss_end__@@Base+0x110992c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #336]! @ 180700c <__bss_end__@@Base+0x110995c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #368]! @ 180703c <__bss_end__@@Base+0x110998c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #400]! @ 180706c <__bss_end__@@Base+0x11099bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #432]! @ 180709c <__bss_end__@@Base+0x11099ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #464]! @ 18070cc <__bss_end__@@Base+0x1109a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #496]! @ 18070fc <__bss_end__@@Base+0x1109a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #528]! @ 180712c <__bss_end__@@Base+0x1109a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr1, [pc, #560]! @ 180715c <__bss_end__@@Base+0x1109aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #592]! @ 180718c <__bss_end__@@Base+0x1109adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #624]! @ 18071bc <__bss_end__@@Base+0x1109b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr1, [pc, #656]! @ 18071ec <__bss_end__@@Base+0x1109b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr1, [pc, #688]! @ 180721c <__bss_end__@@Base+0x1109b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #720]! @ 180724c <__bss_end__@@Base+0x1109b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r7 │ │ │ │ │ + ldccc 0, cr1, [pc, #752]! @ 180727c <__bss_end__@@Base+0x1109bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r6, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr1, [pc, #784]! @ 18072ac <__bss_end__@@Base+0x1109bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr1, [pc, #816]! @ 18072dc <__bss_end__@@Base+0x1109c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01806fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr1, [pc, #848]! @ 180730c <__bss_end__@@Base+0x1109c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr1, [pc, #880]! @ 180733c <__bss_end__@@Base+0x1109c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr1, [pc, #912]! @ 180736c <__bss_end__@@Base+0x1109cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr1, [pc, #944]! @ 180739c <__bss_end__@@Base+0x1109cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr1, [pc, #976]! @ 18073cc <__bss_end__@@Base+0x1109d1c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r8, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr1, [pc, #1008]! @ 180740c <__bss_end__@@Base+0x1109d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr1, [pc, #16]! @ 180703c <__bss_end__@@Base+0x110998c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr1, [pc, #48]! @ 180706c <__bss_end__@@Base+0x11099bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr1, [pc, #80]! @ 180709c <__bss_end__@@Base+0x11099ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr1, [pc, #112]! @ 18070cc <__bss_end__@@Base+0x1109a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #144]! @ 18070fc <__bss_end__@@Base+0x1109a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #176]! @ 180712c <__bss_end__@@Base+0x1109a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #208]! @ 180715c <__bss_end__@@Base+0x1109aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #240]! @ 180718c <__bss_end__@@Base+0x1109adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #272]! @ 18071bc <__bss_end__@@Base+0x1109b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #304]! @ 18071ec <__bss_end__@@Base+0x1109b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #336]! @ 180721c <__bss_end__@@Base+0x1109b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #368]! @ 180724c <__bss_end__@@Base+0x1109b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #400]! @ 180727c <__bss_end__@@Base+0x1109bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #432]! @ 18072ac <__bss_end__@@Base+0x1109bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #464]! @ 18072dc <__bss_end__@@Base+0x1109c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #496]! @ 180730c <__bss_end__@@Base+0x1109c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #528]! @ 180733c <__bss_end__@@Base+0x1109c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr1, [pc, #560]! @ 180736c <__bss_end__@@Base+0x1109cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #592]! @ 180739c <__bss_end__@@Base+0x1109cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #624]! @ 18073cc <__bss_end__@@Base+0x1109d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr1, [pc, #656]! @ 18073fc <__bss_end__@@Base+0x1109d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr1, [pc, #688]! @ 180742c <__bss_end__@@Base+0x1109d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #720]! @ 180745c <__bss_end__@@Base+0x1109dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r8 │ │ │ │ │ + ldccc 1, cr1, [pc, #752]! @ 180748c <__bss_end__@@Base+0x1109ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr1, [pc, #784]! @ 18074bc <__bss_end__@@Base+0x1109e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018071b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr1, [pc, #816]! @ 18074ec <__bss_end__@@Base+0x1109e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr1, [pc, #848]! @ 180751c <__bss_end__@@Base+0x1109e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr1, [pc, #880]! @ 180754c <__bss_end__@@Base+0x1109e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr1, [pc, #912]! @ 180757c <__bss_end__@@Base+0x1109ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr1, [pc, #944]! @ 18075ac <__bss_end__@@Base+0x1109efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr1, [pc, #976]! @ 18075dc <__bss_end__@@Base+0x1109f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr1, [pc, #1008]! @ 180760c <__bss_end__@@Base+0x1109f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr1, [pc, #16]! @ 180723c <__bss_end__@@Base+0x1109b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr1, [pc, #48]! @ 180726c <__bss_end__@@Base+0x1109bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr1, [pc, #80]! @ 180729c <__bss_end__@@Base+0x1109bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr1, [pc, #112]! @ 18072cc <__bss_end__@@Base+0x1109c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #144]! @ 18072fc <__bss_end__@@Base+0x1109c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #176]! @ 180732c <__bss_end__@@Base+0x1109c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #208]! @ 180735c <__bss_end__@@Base+0x1109cac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #240]! @ 180738c <__bss_end__@@Base+0x1109cdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #272]! @ 18073bc <__bss_end__@@Base+0x1109d0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018072b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #304]! @ 18073ec <__bss_end__@@Base+0x1109d3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #336]! @ 180741c <__bss_end__@@Base+0x1109d6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #368]! @ 180744c <__bss_end__@@Base+0x1109d9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #400]! @ 180747c <__bss_end__@@Base+0x1109dcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #432]! @ 18074ac <__bss_end__@@Base+0x1109dfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #464]! @ 18074dc <__bss_end__@@Base+0x1109e2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #496]! @ 180750c <__bss_end__@@Base+0x1109e5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #528]! @ 180753c <__bss_end__@@Base+0x1109e8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr1, [pc, #560]! @ 180756c <__bss_end__@@Base+0x1109ebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #592]! @ 180759c <__bss_end__@@Base+0x1109eec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #624]! @ 18075cc <__bss_end__@@Base+0x1109f1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr1, [pc, #656]! @ 18075fc <__bss_end__@@Base+0x1109f4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr1, [pc, #688]! @ 180762c <__bss_end__@@Base+0x1109f7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #720]! @ 180765c <__bss_end__@@Base+0x1109fac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, r9 │ │ │ │ │ + ldccc 2, cr1, [pc, #752]! @ 180768c <__bss_end__@@Base+0x1109fdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr1, [pc, #784]! @ 18076bc <__bss_end__@@Base+0x110a00c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018073b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr1, [pc, #816]! @ 18076ec <__bss_end__@@Base+0x110a03c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr1, [pc, #848]! @ 180771c <__bss_end__@@Base+0x110a06c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr1, [pc, #880]! @ 180774c <__bss_end__@@Base+0x110a09c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr1, [pc, #912]! @ 180777c <__bss_end__@@Base+0x110a0cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #19 │ │ │ │ │ + ldccc 2, cr1, [pc, #944]! @ 18077ac <__bss_end__@@Base+0x110a0fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr1, [pc, #976]! @ 18077dc <__bss_end__@@Base+0x110a12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr1, [pc, #1008]! @ 180780c <__bss_end__@@Base+0x110a15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #19 │ │ │ │ │ + ldccc 3, cr1, [pc, #16]! @ 180743c <__bss_end__@@Base+0x1109d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #19 │ │ │ │ │ + ldccc 3, cr1, [pc, #48]! @ 180746c <__bss_end__@@Base+0x1109dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr1, [pc, #80]! @ 180749c <__bss_end__@@Base+0x1109dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr1, [pc, #112]! @ 18074cc <__bss_end__@@Base+0x1109e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #144]! @ 18074fc <__bss_end__@@Base+0x1109e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #176]! @ 180752c <__bss_end__@@Base+0x1109e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl sl │ │ │ │ │ + ldccc 3, cr1, [pc, #208]! @ 180755c <__bss_end__@@Base+0x1109eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl sl │ │ │ │ │ + ldccc 3, cr1, [pc, #240]! @ 180758c <__bss_end__@@Base+0x1109edc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #272]! @ 18075bc <__bss_end__@@Base+0x1109f0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018074b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #304]! @ 18075ec <__bss_end__@@Base+0x1109f3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr sl │ │ │ │ │ + ldccc 3, cr1, [pc, #336]! @ 180761c <__bss_end__@@Base+0x1109f6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr sl │ │ │ │ │ + ldccc 3, cr1, [pc, #368]! @ 180764c <__bss_end__@@Base+0x1109f9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #400]! @ 180767c <__bss_end__@@Base+0x1109fcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #432]! @ 18076ac <__bss_end__@@Base+0x1109ffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr sl │ │ │ │ │ + ldccc 3, cr1, [pc, #464]! @ 18076dc <__bss_end__@@Base+0x110a02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr sl │ │ │ │ │ + ldccc 3, cr1, [pc, #496]! @ 180770c <__bss_end__@@Base+0x110a05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #528]! @ 180773c <__bss_end__@@Base+0x110a08c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #20 │ │ │ │ │ + ldccc 3, cr1, [pc, #560]! @ 180776c <__bss_end__@@Base+0x110a0bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror sl │ │ │ │ │ + ldccc 3, cr1, [pc, #592]! @ 180779c <__bss_end__@@Base+0x110a0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror sl │ │ │ │ │ + ldccc 3, cr1, [pc, #624]! @ 18077cc <__bss_end__@@Base+0x110a11c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr1, [pc, #656]! @ 18077fc <__bss_end__@@Base+0x110a14c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr1, [pc, #688]! @ 180782c <__bss_end__@@Base+0x110a17c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, sl │ │ │ │ │ + ldccc 3, cr1, [pc, #720]! @ 180785c <__bss_end__@@Base+0x110a1ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, sl │ │ │ │ │ + ldccc 3, cr1, [pc, #752]! @ 180788c <__bss_end__@@Base+0x110a1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr1, [pc, #784]! @ 18078bc <__bss_end__@@Base+0x110a20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018075b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr1, [pc, #816]! @ 18078ec <__bss_end__@@Base+0x110a23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr1, [pc, #848]! @ 180791c <__bss_end__@@Base+0x110a26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr1, [pc, #880]! @ 180794c <__bss_end__@@Base+0x110a29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #21 │ │ │ │ │ + ldccc 3, cr1, [pc, #912]! @ 180797c <__bss_end__@@Base+0x110a2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #21 │ │ │ │ │ + ldccc 3, cr1, [pc, #944]! @ 18079ac <__bss_end__@@Base+0x110a2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr1, [pc, #976]! @ 18079dc <__bss_end__@@Base+0x110a32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr1, [pc, #1008]! @ 1807a0c <__bss_end__@@Base+0x110a35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #21 │ │ │ │ │ + ldccc 4, cr1, [pc, #16]! @ 180763c <__bss_end__@@Base+0x1109f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #21 │ │ │ │ │ + ldccc 4, cr1, [pc, #48]! @ 180766c <__bss_end__@@Base+0x1109fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr1, [pc, #80]! @ 180769c <__bss_end__@@Base+0x1109fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr1, [pc, #112]! @ 18076cc <__bss_end__@@Base+0x110a01c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #144]! @ 18076fc <__bss_end__@@Base+0x110a04c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #176]! @ 180772c <__bss_end__@@Base+0x110a07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl fp │ │ │ │ │ + ldccc 4, cr1, [pc, #208]! @ 180775c <__bss_end__@@Base+0x110a0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl fp │ │ │ │ │ + ldccc 4, cr1, [pc, #240]! @ 180778c <__bss_end__@@Base+0x110a0dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #272]! @ 18077bc <__bss_end__@@Base+0x110a10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018076b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #304]! @ 18077ec <__bss_end__@@Base+0x110a13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr fp │ │ │ │ │ + ldccc 4, cr1, [pc, #336]! @ 180781c <__bss_end__@@Base+0x110a16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr fp │ │ │ │ │ + ldccc 4, cr1, [pc, #368]! @ 180784c <__bss_end__@@Base+0x110a19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #400]! @ 180787c <__bss_end__@@Base+0x110a1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #432]! @ 18078ac <__bss_end__@@Base+0x110a1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr fp │ │ │ │ │ + ldccc 4, cr1, [pc, #464]! @ 18078dc <__bss_end__@@Base+0x110a22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr fp │ │ │ │ │ + ldccc 4, cr1, [pc, #496]! @ 180790c <__bss_end__@@Base+0x110a25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #528]! @ 180793c <__bss_end__@@Base+0x110a28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr1, [pc, #560]! @ 180796c <__bss_end__@@Base+0x110a2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror fp │ │ │ │ │ + ldccc 4, cr1, [pc, #592]! @ 180799c <__bss_end__@@Base+0x110a2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror fp │ │ │ │ │ + ldccc 4, cr1, [pc, #624]! @ 18079cc <__bss_end__@@Base+0x110a31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr1, [pc, #656]! @ 18079fc <__bss_end__@@Base+0x110a34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr1, [pc, #688]! @ 1807a2c <__bss_end__@@Base+0x110a37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, fp │ │ │ │ │ + ldccc 4, cr1, [pc, #720]! @ 1807a5c <__bss_end__@@Base+0x110a3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, fp │ │ │ │ │ + ldccc 4, cr1, [pc, #752]! @ 1807a8c <__bss_end__@@Base+0x110a3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr1, [pc, #784]! @ 1807abc <__bss_end__@@Base+0x110a40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018077b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr1, [pc, #816]! @ 1807aec <__bss_end__@@Base+0x110a43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr1, [pc, #848]! @ 1807b1c <__bss_end__@@Base+0x110a46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr1, [pc, #880]! @ 1807b4c <__bss_end__@@Base+0x110a49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr1, [pc, #912]! @ 1807b7c <__bss_end__@@Base+0x110a4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr1, [pc, #944]! @ 1807bac <__bss_end__@@Base+0x110a4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr1, [pc, #976]! @ 1807bdc <__bss_end__@@Base+0x110a52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr1, [pc, #1008]! @ 1807c0c <__bss_end__@@Base+0x110a55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr1, [pc, #16]! @ 180783c <__bss_end__@@Base+0x110a18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr1, [pc, #48]! @ 180786c <__bss_end__@@Base+0x110a1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr1, [pc, #80]! @ 180789c <__bss_end__@@Base+0x110a1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr1, [pc, #112]! @ 18078cc <__bss_end__@@Base+0x110a21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #144]! @ 18078fc <__bss_end__@@Base+0x110a24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #176]! @ 180792c <__bss_end__@@Base+0x110a27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr1, [pc, #208]! @ 180795c <__bss_end__@@Base+0x110a2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr1, [pc, #240]! @ 180798c <__bss_end__@@Base+0x110a2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #272]! @ 18079bc <__bss_end__@@Base+0x110a30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018078b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #304]! @ 18079ec <__bss_end__@@Base+0x110a33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr1, [pc, #336]! @ 1807a1c <__bss_end__@@Base+0x110a36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr1, [pc, #368]! @ 1807a4c <__bss_end__@@Base+0x110a39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #400]! @ 1807a7c <__bss_end__@@Base+0x110a3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #432]! @ 1807aac <__bss_end__@@Base+0x110a3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr1, [pc, #464]! @ 1807adc <__bss_end__@@Base+0x110a42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr1, [pc, #496]! @ 1807b0c <__bss_end__@@Base+0x110a45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #528]! @ 1807b3c <__bss_end__@@Base+0x110a48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr1, [pc, #560]! @ 1807b6c <__bss_end__@@Base+0x110a4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr1, [pc, #592]! @ 1807b9c <__bss_end__@@Base+0x110a4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr1, [pc, #624]! @ 1807bcc <__bss_end__@@Base+0x110a51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr1, [pc, #656]! @ 1807bfc <__bss_end__@@Base+0x110a54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr1, [pc, #688]! @ 1807c2c <__bss_end__@@Base+0x110a57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, ip │ │ │ │ │ + ldccc 5, cr1, [pc, #720]! @ 1807c5c <__bss_end__@@Base+0x110a5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, ip │ │ │ │ │ + ldccc 5, cr1, [pc, #752]! @ 1807c8c <__bss_end__@@Base+0x110a5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr1, [pc, #784]! @ 1807cbc <__bss_end__@@Base+0x110a60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018079b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr1, [pc, #816]! @ 1807cec <__bss_end__@@Base+0x110a63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr1, [pc, #848]! @ 1807d1c <__bss_end__@@Base+0x110a66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr1, [pc, #880]! @ 1807d4c <__bss_end__@@Base+0x110a69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr1, [pc, #912]! @ 1807d7c <__bss_end__@@Base+0x110a6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr1, [pc, #944]! @ 1807dac <__bss_end__@@Base+0x110a6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr1, [pc, #976]! @ 1807ddc <__bss_end__@@Base+0x110a72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr1, [pc, #1008]! @ 1807e0c <__bss_end__@@Base+0x110a75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr1, [pc, #16]! @ 1807a3c <__bss_end__@@Base+0x110a38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr1, [pc, #48]! @ 1807a6c <__bss_end__@@Base+0x110a3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr1, [pc, #80]! @ 1807a9c <__bss_end__@@Base+0x110a3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr1, [pc, #112]! @ 1807acc <__bss_end__@@Base+0x110a41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #144]! @ 1807afc <__bss_end__@@Base+0x110a44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #176]! @ 1807b2c <__bss_end__@@Base+0x110a47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr1, [pc, #208]! @ 1807b5c <__bss_end__@@Base+0x110a4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr1, [pc, #240]! @ 1807b8c <__bss_end__@@Base+0x110a4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #272]! @ 1807bbc <__bss_end__@@Base+0x110a50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #304]! @ 1807bec <__bss_end__@@Base+0x110a53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr1, [pc, #336]! @ 1807c1c <__bss_end__@@Base+0x110a56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr1, [pc, #368]! @ 1807c4c <__bss_end__@@Base+0x110a59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #400]! @ 1807c7c <__bss_end__@@Base+0x110a5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #432]! @ 1807cac <__bss_end__@@Base+0x110a5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr1, [pc, #464]! @ 1807cdc <__bss_end__@@Base+0x110a62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr1, [pc, #496]! @ 1807d0c <__bss_end__@@Base+0x110a65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #528]! @ 1807d3c <__bss_end__@@Base+0x110a68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr1, [pc, #560]! @ 1807d6c <__bss_end__@@Base+0x110a6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr1, [pc, #592]! @ 1807d9c <__bss_end__@@Base+0x110a6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr1, [pc, #624]! @ 1807dcc <__bss_end__@@Base+0x110a71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr1, [pc, #656]! @ 1807dfc <__bss_end__@@Base+0x110a74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr1, [pc, #688]! @ 1807e2c <__bss_end__@@Base+0x110a77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, sp │ │ │ │ │ + ldccc 6, cr1, [pc, #720]! @ 1807e5c <__bss_end__@@Base+0x110a7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, sp │ │ │ │ │ + ldccc 6, cr1, [pc, #752]! @ 1807e8c <__bss_end__@@Base+0x110a7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr1, [pc, #784]! @ 1807ebc <__bss_end__@@Base+0x110a80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr1, [pc, #816]! @ 1807eec <__bss_end__@@Base+0x110a83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr1, [pc, #848]! @ 1807f1c <__bss_end__@@Base+0x110a86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr1, [pc, #880]! @ 1807f4c <__bss_end__@@Base+0x110a89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr1, [pc, #912]! @ 1807f7c <__bss_end__@@Base+0x110a8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr1, [pc, #944]! @ 1807fac <__bss_end__@@Base+0x110a8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr1, [pc, #976]! @ 1807fdc <__bss_end__@@Base+0x110a92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr1, [pc, #1008]! @ 180800c <__bss_end__@@Base+0x110a95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr1, [pc, #16]! @ 1807c3c <__bss_end__@@Base+0x110a58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr1, [pc, #48]! @ 1807c6c <__bss_end__@@Base+0x110a5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr1, [pc, #80]! @ 1807c9c <__bss_end__@@Base+0x110a5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr1, [pc, #112]! @ 1807ccc <__bss_end__@@Base+0x110a61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #144]! @ 1807cfc <__bss_end__@@Base+0x110a64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #176]! @ 1807d2c <__bss_end__@@Base+0x110a67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr1, [pc, #208]! @ 1807d5c <__bss_end__@@Base+0x110a6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr1, [pc, #240]! @ 1807d8c <__bss_end__@@Base+0x110a6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #272]! @ 1807dbc <__bss_end__@@Base+0x110a70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #304]! @ 1807dec <__bss_end__@@Base+0x110a73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr1, [pc, #336]! @ 1807e1c <__bss_end__@@Base+0x110a76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr1, [pc, #368]! @ 1807e4c <__bss_end__@@Base+0x110a79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #400]! @ 1807e7c <__bss_end__@@Base+0x110a7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #432]! @ 1807eac <__bss_end__@@Base+0x110a7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr1, [pc, #464]! @ 1807edc <__bss_end__@@Base+0x110a82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr1, [pc, #496]! @ 1807f0c <__bss_end__@@Base+0x110a85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #528]! @ 1807f3c <__bss_end__@@Base+0x110a88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr1, [pc, #560]! @ 1807f6c <__bss_end__@@Base+0x110a8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr1, [pc, #592]! @ 1807f9c <__bss_end__@@Base+0x110a8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr1, [pc, #624]! @ 1807fcc <__bss_end__@@Base+0x110a91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr1, [pc, #656]! @ 1807ffc <__bss_end__@@Base+0x110a94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr1, [pc, #688]! @ 180802c <__bss_end__@@Base+0x110a97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, lr │ │ │ │ │ + ldccc 7, cr1, [pc, #720]! @ 180805c <__bss_end__@@Base+0x110a9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, lr │ │ │ │ │ + ldccc 7, cr1, [pc, #752]! @ 180808c <__bss_end__@@Base+0x110a9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr1, [pc, #784]! @ 18080bc <__bss_end__@@Base+0x110aa0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr1, [pc, #816]! @ 18080ec <__bss_end__@@Base+0x110aa3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr1, [pc, #848]! @ 180811c <__bss_end__@@Base+0x110aa6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr1, [pc, #880]! @ 180814c <__bss_end__@@Base+0x110aa9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr1, [pc, #912]! @ 180817c <__bss_end__@@Base+0x110aacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr1, [pc, #944]! @ 18081ac <__bss_end__@@Base+0x110aafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr1, [pc, #976]! @ 18081dc <__bss_end__@@Base+0x110ab2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr1, [pc, #1008]! @ 180820c <__bss_end__@@Base+0x110ab5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr1, [pc, #16]! @ 1807e3c <__bss_end__@@Base+0x110a78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr1, [pc, #48]! @ 1807e6c <__bss_end__@@Base+0x110a7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr1, [pc, #80]! @ 1807e9c <__bss_end__@@Base+0x110a7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr1, [pc, #112]! @ 1807ecc <__bss_end__@@Base+0x110a81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #144]! @ 1807efc <__bss_end__@@Base+0x110a84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #176]! @ 1807f2c <__bss_end__@@Base+0x110a87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr1, [pc, #208]! @ 1807f5c <__bss_end__@@Base+0x110a8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r7, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr1, [pc, #240]! @ 1807f8c <__bss_end__@@Base+0x110a8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #272]! @ 1807fbc <__bss_end__@@Base+0x110a90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #304]! @ 1807fec <__bss_end__@@Base+0x110a93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr1, [pc, #336]! @ 180801c <__bss_end__@@Base+0x110a96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr1, [pc, #368]! @ 180804c <__bss_end__@@Base+0x110a99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #400]! @ 180807c <__bss_end__@@Base+0x110a9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #432]! @ 18080ac <__bss_end__@@Base+0x110a9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr1, [pc, #464]! @ 18080dc <__bss_end__@@Base+0x110aa2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr1, [pc, #496]! @ 180810c <__bss_end__@@Base+0x110aa5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #528]! @ 180813c <__bss_end__@@Base+0x110aa8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr1, [pc, #560]! @ 180816c <__bss_end__@@Base+0x110aabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr1, [pc, #592]! @ 180819c <__bss_end__@@Base+0x110aaec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr1, [pc, #624]! @ 18081cc <__bss_end__@@Base+0x110ab1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr1, [pc, #656]! @ 18081fc <__bss_end__@@Base+0x110ab4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr1, [pc, #688]! @ 180822c <__bss_end__@@Base+0x110ab7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr1, [pc, #720]! @ 180825c <__bss_end__@@Base+0x110abac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r7, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sl, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr1, [pc, #752]! @ 180828c <__bss_end__@@Base+0x110abdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr1, [pc, #784]! @ 18082bc <__bss_end__@@Base+0x110ac0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01807fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr1, [pc, #816]! @ 18082ec <__bss_end__@@Base+0x110ac3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr1, [pc, #848]! @ 180831c <__bss_end__@@Base+0x110ac6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sl, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr1, [pc, #880]! @ 180834c <__bss_end__@@Base+0x110ac9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr1, [pc, #912]! @ 180837c <__bss_end__@@Base+0x110accc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr1, [pc, #944]! @ 18083ac <__bss_end__@@Base+0x110acfc> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r9, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr1, [pc, #976]! @ 18083ec <__bss_end__@@Base+0x110ad3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sl, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr1, [pc, #1008]! @ 180841c <__bss_end__@@Base+0x110ad6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf1904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sl, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf190c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbf1914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sl, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbf191c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4 │ │ │ │ │ + @ instruction: 0x3dbf1924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip │ │ │ │ │ + @ instruction: 0x3dbf192c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf1934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf193c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf1944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf194c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf1954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf195c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf1964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf196c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf1974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf197c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbf1984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbf198c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf1994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf199c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf19a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf19ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbf19b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbf19bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018081b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf19c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf19cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf19d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf19dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf19e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf19ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf19f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf19fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf1a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf1a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf1a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf1a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf1a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf1a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf1a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf1a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018082b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf1a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf1a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf1a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf1a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf1a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf1a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf1a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf1a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf1a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf1a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf1a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf1a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf1aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf1aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbf1ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbf1abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018083b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf1ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf1acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf1ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf1adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf1ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf1aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf1af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf1afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf1b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf1b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf1b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf1b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf1b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf1b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf1b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf1b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018084b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf1b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf1b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf1b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf1b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf1b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf1b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf1b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf1b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf1b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf1b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf1b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf1b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf1ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf1bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbf1bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbf1bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018085b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf1bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf1bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf1bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf1bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf1be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf1bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf1bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf1bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr1, [pc, #16]! @ 180864c <__bss_end__@@Base+0x110af9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr1, [pc, #48]! @ 180867c <__bss_end__@@Base+0x110afcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr1, [pc, #80]! @ 18086ac <__bss_end__@@Base+0x110affc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr1, [pc, #112]! @ 18086dc <__bss_end__@@Base+0x110b02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #144]! @ 180870c <__bss_end__@@Base+0x110b05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #176]! @ 180873c <__bss_end__@@Base+0x110b08c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #208]! @ 180876c <__bss_end__@@Base+0x110b0bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #240]! @ 180879c <__bss_end__@@Base+0x110b0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018086b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #272]! @ 18087cc <__bss_end__@@Base+0x110b11c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #304]! @ 18087fc <__bss_end__@@Base+0x110b14c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #336]! @ 180882c <__bss_end__@@Base+0x110b17c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #368]! @ 180885c <__bss_end__@@Base+0x110b1ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #400]! @ 180888c <__bss_end__@@Base+0x110b1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #432]! @ 18088bc <__bss_end__@@Base+0x110b20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #464]! @ 18088ec <__bss_end__@@Base+0x110b23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #496]! @ 180891c <__bss_end__@@Base+0x110b26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #528]! @ 180894c <__bss_end__@@Base+0x110b29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr1, [pc, #560]! @ 180897c <__bss_end__@@Base+0x110b2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #592]! @ 18089ac <__bss_end__@@Base+0x110b2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #624]! @ 18089dc <__bss_end__@@Base+0x110b32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr1, [pc, #656]! @ 1808a0c <__bss_end__@@Base+0x110b35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr1, [pc, #688]! @ 1808a3c <__bss_end__@@Base+0x110b38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #720]! @ 1808a6c <__bss_end__@@Base+0x110b3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r3 │ │ │ │ │ + ldccc 12, cr1, [pc, #752]! @ 1808a9c <__bss_end__@@Base+0x110b3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018087b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr1, [pc, #784]! @ 1808acc <__bss_end__@@Base+0x110b41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr1, [pc, #816]! @ 1808afc <__bss_end__@@Base+0x110b44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr1, [pc, #848]! @ 1808b2c <__bss_end__@@Base+0x110b47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr1, [pc, #880]! @ 1808b5c <__bss_end__@@Base+0x110b4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr1, [pc, #912]! @ 1808b8c <__bss_end__@@Base+0x110b4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr1, [pc, #944]! @ 1808bbc <__bss_end__@@Base+0x110b50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr1, [pc, #976]! @ 1808bec <__bss_end__@@Base+0x110b53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr1, [pc, #1008]! @ 1808c1c <__bss_end__@@Base+0x110b56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr1, [pc, #16]! @ 180884c <__bss_end__@@Base+0x110b19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr1, [pc, #48]! @ 180887c <__bss_end__@@Base+0x110b1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr1, [pc, #80]! @ 18088ac <__bss_end__@@Base+0x110b1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr1, [pc, #112]! @ 18088dc <__bss_end__@@Base+0x110b22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #144]! @ 180890c <__bss_end__@@Base+0x110b25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #176]! @ 180893c <__bss_end__@@Base+0x110b28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #208]! @ 180896c <__bss_end__@@Base+0x110b2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #240]! @ 180899c <__bss_end__@@Base+0x110b2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018088b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #272]! @ 18089cc <__bss_end__@@Base+0x110b31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #304]! @ 18089fc <__bss_end__@@Base+0x110b34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #336]! @ 1808a2c <__bss_end__@@Base+0x110b37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #368]! @ 1808a5c <__bss_end__@@Base+0x110b3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #400]! @ 1808a8c <__bss_end__@@Base+0x110b3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #432]! @ 1808abc <__bss_end__@@Base+0x110b40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #464]! @ 1808aec <__bss_end__@@Base+0x110b43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #496]! @ 1808b1c <__bss_end__@@Base+0x110b46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #528]! @ 1808b4c <__bss_end__@@Base+0x110b49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr1, [pc, #560]! @ 1808b7c <__bss_end__@@Base+0x110b4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #592]! @ 1808bac <__bss_end__@@Base+0x110b4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #624]! @ 1808bdc <__bss_end__@@Base+0x110b52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr1, [pc, #656]! @ 1808c0c <__bss_end__@@Base+0x110b55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr1, [pc, #688]! @ 1808c3c <__bss_end__@@Base+0x110b58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #720]! @ 1808c6c <__bss_end__@@Base+0x110b5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r4 │ │ │ │ │ + ldccc 13, cr1, [pc, #752]! @ 1808c9c <__bss_end__@@Base+0x110b5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018089b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr1, [pc, #784]! @ 1808ccc <__bss_end__@@Base+0x110b61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr1, [pc, #816]! @ 1808cfc <__bss_end__@@Base+0x110b64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr1, [pc, #848]! @ 1808d2c <__bss_end__@@Base+0x110b67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr1, [pc, #880]! @ 1808d5c <__bss_end__@@Base+0x110b6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr1, [pc, #912]! @ 1808d8c <__bss_end__@@Base+0x110b6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr1, [pc, #944]! @ 1808dbc <__bss_end__@@Base+0x110b70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr1, [pc, #976]! @ 1808dec <__bss_end__@@Base+0x110b73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr1, [pc, #1008]! @ 1808e1c <__bss_end__@@Base+0x110b76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr1, [pc, #16]! @ 1808a4c <__bss_end__@@Base+0x110b39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr1, [pc, #48]! @ 1808a7c <__bss_end__@@Base+0x110b3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr1, [pc, #80]! @ 1808aac <__bss_end__@@Base+0x110b3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr1, [pc, #112]! @ 1808adc <__bss_end__@@Base+0x110b42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #144]! @ 1808b0c <__bss_end__@@Base+0x110b45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #176]! @ 1808b3c <__bss_end__@@Base+0x110b48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #208]! @ 1808b6c <__bss_end__@@Base+0x110b4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #240]! @ 1808b9c <__bss_end__@@Base+0x110b4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #272]! @ 1808bcc <__bss_end__@@Base+0x110b51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #304]! @ 1808bfc <__bss_end__@@Base+0x110b54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #336]! @ 1808c2c <__bss_end__@@Base+0x110b57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #368]! @ 1808c5c <__bss_end__@@Base+0x110b5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #400]! @ 1808c8c <__bss_end__@@Base+0x110b5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #432]! @ 1808cbc <__bss_end__@@Base+0x110b60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #464]! @ 1808cec <__bss_end__@@Base+0x110b63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #496]! @ 1808d1c <__bss_end__@@Base+0x110b66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #528]! @ 1808d4c <__bss_end__@@Base+0x110b69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr1, [pc, #560]! @ 1808d7c <__bss_end__@@Base+0x110b6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #592]! @ 1808dac <__bss_end__@@Base+0x110b6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #624]! @ 1808ddc <__bss_end__@@Base+0x110b72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr1, [pc, #656]! @ 1808e0c <__bss_end__@@Base+0x110b75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr1, [pc, #688]! @ 1808e3c <__bss_end__@@Base+0x110b78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #720]! @ 1808e6c <__bss_end__@@Base+0x110b7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r5 │ │ │ │ │ + ldccc 14, cr1, [pc, #752]! @ 1808e9c <__bss_end__@@Base+0x110b7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr1, [pc, #784]! @ 1808ecc <__bss_end__@@Base+0x110b81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr1, [pc, #816]! @ 1808efc <__bss_end__@@Base+0x110b84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr1, [pc, #848]! @ 1808f2c <__bss_end__@@Base+0x110b87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr1, [pc, #880]! @ 1808f5c <__bss_end__@@Base+0x110b8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr1, [pc, #912]! @ 1808f8c <__bss_end__@@Base+0x110b8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr1, [pc, #944]! @ 1808fbc <__bss_end__@@Base+0x110b90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr1, [pc, #976]! @ 1808fec <__bss_end__@@Base+0x110b93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr1, [pc, #1008]! @ 180901c <__bss_end__@@Base+0x110b96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr1, [pc, #16]! @ 1808c4c <__bss_end__@@Base+0x110b59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr1, [pc, #48]! @ 1808c7c <__bss_end__@@Base+0x110b5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr1, [pc, #80]! @ 1808cac <__bss_end__@@Base+0x110b5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr1, [pc, #112]! @ 1808cdc <__bss_end__@@Base+0x110b62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #144]! @ 1808d0c <__bss_end__@@Base+0x110b65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #176]! @ 1808d3c <__bss_end__@@Base+0x110b68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #208]! @ 1808d6c <__bss_end__@@Base+0x110b6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #240]! @ 1808d9c <__bss_end__@@Base+0x110b6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #272]! @ 1808dcc <__bss_end__@@Base+0x110b71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #304]! @ 1808dfc <__bss_end__@@Base+0x110b74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #336]! @ 1808e2c <__bss_end__@@Base+0x110b77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #368]! @ 1808e5c <__bss_end__@@Base+0x110b7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #400]! @ 1808e8c <__bss_end__@@Base+0x110b7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #432]! @ 1808ebc <__bss_end__@@Base+0x110b80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #464]! @ 1808eec <__bss_end__@@Base+0x110b83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #496]! @ 1808f1c <__bss_end__@@Base+0x110b86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #528]! @ 1808f4c <__bss_end__@@Base+0x110b89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr1, [pc, #560]! @ 1808f7c <__bss_end__@@Base+0x110b8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #592]! @ 1808fac <__bss_end__@@Base+0x110b8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #624]! @ 1808fdc <__bss_end__@@Base+0x110b92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr1, [pc, #656]! @ 180900c <__bss_end__@@Base+0x110b95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr1, [pc, #688]! @ 180903c <__bss_end__@@Base+0x110b98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #720]! @ 180906c <__bss_end__@@Base+0x110b9bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r6 │ │ │ │ │ + ldccc 15, cr1, [pc, #752]! @ 180909c <__bss_end__@@Base+0x110b9ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr1, [pc, #784]! @ 18090cc <__bss_end__@@Base+0x110ba1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr1, [pc, #816]! @ 18090fc <__bss_end__@@Base+0x110ba4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr1, [pc, #848]! @ 180912c <__bss_end__@@Base+0x110ba7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr1, [pc, #880]! @ 180915c <__bss_end__@@Base+0x110baac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr1, [pc, #912]! @ 180918c <__bss_end__@@Base+0x110badc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr1, [pc, #944]! @ 18091bc <__bss_end__@@Base+0x110bb0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr1, [pc, #976]! @ 18091ec <__bss_end__@@Base+0x110bb3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr1, [pc, #1008]! @ 180921c <__bss_end__@@Base+0x110bb6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr2, [pc, #16]! @ 1808e4c <__bss_end__@@Base+0x110b79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr2, [pc, #48]! @ 1808e7c <__bss_end__@@Base+0x110b7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr2, [pc, #80]! @ 1808eac <__bss_end__@@Base+0x110b7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr2, [pc, #112]! @ 1808edc <__bss_end__@@Base+0x110b82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #144]! @ 1808f0c <__bss_end__@@Base+0x110b85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #176]! @ 1808f3c <__bss_end__@@Base+0x110b88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r8, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #208]! @ 1808f6c <__bss_end__@@Base+0x110b8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #240]! @ 1808f9c <__bss_end__@@Base+0x110b8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #272]! @ 1808fcc <__bss_end__@@Base+0x110b91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #304]! @ 1808ffc <__bss_end__@@Base+0x110b94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #336]! @ 180902c <__bss_end__@@Base+0x110b97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #368]! @ 180905c <__bss_end__@@Base+0x110b9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #400]! @ 180908c <__bss_end__@@Base+0x110b9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #432]! @ 18090bc <__bss_end__@@Base+0x110ba0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #464]! @ 18090ec <__bss_end__@@Base+0x110ba3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #496]! @ 180911c <__bss_end__@@Base+0x110ba6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #528]! @ 180914c <__bss_end__@@Base+0x110ba9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr2, [pc, #560]! @ 180917c <__bss_end__@@Base+0x110bacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #592]! @ 18091ac <__bss_end__@@Base+0x110bafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #624]! @ 18091dc <__bss_end__@@Base+0x110bb2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr2, [pc, #656]! @ 180920c <__bss_end__@@Base+0x110bb5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr2, [pc, #688]! @ 180923c <__bss_end__@@Base+0x110bb8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r8, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #720]! @ 180926c <__bss_end__@@Base+0x110bbbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r7 │ │ │ │ │ + ldccc 0, cr2, [pc, #752]! @ 180929c <__bss_end__@@Base+0x110bbec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01808fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr2, [pc, #784]! @ 18092cc <__bss_end__@@Base+0x110bc1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr2, [pc, #816]! @ 18092fc <__bss_end__@@Base+0x110bc4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr2, [pc, #848]! @ 180932c <__bss_end__@@Base+0x110bc7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr2, [pc, #880]! @ 180935c <__bss_end__@@Base+0x110bcac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr2, [pc, #912]! @ 180938c <__bss_end__@@Base+0x110bcdc> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq sl, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr2, [pc, #944]! @ 18093cc <__bss_end__@@Base+0x110bd1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr2, [pc, #976]! @ 18093fc <__bss_end__@@Base+0x110bd4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr2, [pc, #1008]! @ 180942c <__bss_end__@@Base+0x110bd7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr2, [pc, #16]! @ 180905c <__bss_end__@@Base+0x110b9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr2, [pc, #48]! @ 180908c <__bss_end__@@Base+0x110b9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr2, [pc, #80]! @ 18090bc <__bss_end__@@Base+0x110ba0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr2, [pc, #112]! @ 18090ec <__bss_end__@@Base+0x110ba3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #144]! @ 180911c <__bss_end__@@Base+0x110ba6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #176]! @ 180914c <__bss_end__@@Base+0x110ba9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #208]! @ 180917c <__bss_end__@@Base+0x110bacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #240]! @ 18091ac <__bss_end__@@Base+0x110bafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #272]! @ 18091dc <__bss_end__@@Base+0x110bb2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #304]! @ 180920c <__bss_end__@@Base+0x110bb5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #336]! @ 180923c <__bss_end__@@Base+0x110bb8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #368]! @ 180926c <__bss_end__@@Base+0x110bbbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #400]! @ 180929c <__bss_end__@@Base+0x110bbec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #432]! @ 18092cc <__bss_end__@@Base+0x110bc1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #464]! @ 18092fc <__bss_end__@@Base+0x110bc4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #496]! @ 180932c <__bss_end__@@Base+0x110bc7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #528]! @ 180935c <__bss_end__@@Base+0x110bcac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr2, [pc, #560]! @ 180938c <__bss_end__@@Base+0x110bcdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #592]! @ 18093bc <__bss_end__@@Base+0x110bd0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #624]! @ 18093ec <__bss_end__@@Base+0x110bd3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr2, [pc, #656]! @ 180941c <__bss_end__@@Base+0x110bd6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr2, [pc, #688]! @ 180944c <__bss_end__@@Base+0x110bd9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #720]! @ 180947c <__bss_end__@@Base+0x110bdcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018091b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r8 │ │ │ │ │ + ldccc 1, cr2, [pc, #752]! @ 18094ac <__bss_end__@@Base+0x110bdfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr2, [pc, #784]! @ 18094dc <__bss_end__@@Base+0x110be2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr2, [pc, #816]! @ 180950c <__bss_end__@@Base+0x110be5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr2, [pc, #848]! @ 180953c <__bss_end__@@Base+0x110be8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr2, [pc, #880]! @ 180956c <__bss_end__@@Base+0x110bebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr2, [pc, #912]! @ 180959c <__bss_end__@@Base+0x110beec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr2, [pc, #944]! @ 18095cc <__bss_end__@@Base+0x110bf1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr2, [pc, #976]! @ 18095fc <__bss_end__@@Base+0x110bf4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr2, [pc, #1008]! @ 180962c <__bss_end__@@Base+0x110bf7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr2, [pc, #16]! @ 180925c <__bss_end__@@Base+0x110bbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr2, [pc, #48]! @ 180928c <__bss_end__@@Base+0x110bbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr2, [pc, #80]! @ 18092bc <__bss_end__@@Base+0x110bc0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr2, [pc, #112]! @ 18092ec <__bss_end__@@Base+0x110bc3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #144]! @ 180931c <__bss_end__@@Base+0x110bc6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #176]! @ 180934c <__bss_end__@@Base+0x110bc9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #208]! @ 180937c <__bss_end__@@Base+0x110bccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018092b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #240]! @ 18093ac <__bss_end__@@Base+0x110bcfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #272]! @ 18093dc <__bss_end__@@Base+0x110bd2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #304]! @ 180940c <__bss_end__@@Base+0x110bd5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #336]! @ 180943c <__bss_end__@@Base+0x110bd8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #368]! @ 180946c <__bss_end__@@Base+0x110bdbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #400]! @ 180949c <__bss_end__@@Base+0x110bdec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #432]! @ 18094cc <__bss_end__@@Base+0x110be1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #464]! @ 18094fc <__bss_end__@@Base+0x110be4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #496]! @ 180952c <__bss_end__@@Base+0x110be7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #528]! @ 180955c <__bss_end__@@Base+0x110beac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr2, [pc, #560]! @ 180958c <__bss_end__@@Base+0x110bedc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #592]! @ 18095bc <__bss_end__@@Base+0x110bf0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #624]! @ 18095ec <__bss_end__@@Base+0x110bf3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr2, [pc, #656]! @ 180961c <__bss_end__@@Base+0x110bf6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr2, [pc, #688]! @ 180964c <__bss_end__@@Base+0x110bf9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #720]! @ 180967c <__bss_end__@@Base+0x110bfcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018093b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, r9 │ │ │ │ │ + ldccc 2, cr2, [pc, #752]! @ 18096ac <__bss_end__@@Base+0x110bffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr2, [pc, #784]! @ 18096dc <__bss_end__@@Base+0x110c02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr2, [pc, #816]! @ 180970c <__bss_end__@@Base+0x110c05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr2, [pc, #848]! @ 180973c <__bss_end__@@Base+0x110c08c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr2, [pc, #880]! @ 180976c <__bss_end__@@Base+0x110c0bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi fp, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr2, [pc, #912]! @ 180979c <__bss_end__@@Base+0x110c0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr2, [pc, #928]! @ 18097bc <__bss_end__@@Base+0x110c10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr2, [pc, #960]! @ 18097ec <__bss_end__@@Base+0x110c13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr2, [pc, #992]! @ 180981c <__bss_end__@@Base+0x110c16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr2, [pc] @ 180944c <__bss_end__@@Base+0x110bd9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr2, [pc, #32]! @ 180947c <__bss_end__@@Base+0x110bdcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr2, [pc, #64]! @ 18094ac <__bss_end__@@Base+0x110bdfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr2, [pc, #96]! @ 18094dc <__bss_end__@@Base+0x110be2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #128]! @ 180950c <__bss_end__@@Base+0x110be5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #160]! @ 180953c <__bss_end__@@Base+0x110be8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr2, [pc, #192]! @ 180956c <__bss_end__@@Base+0x110bebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018094b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr2, [pc, #224]! @ 180959c <__bss_end__@@Base+0x110beec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #256]! @ 18095cc <__bss_end__@@Base+0x110bf1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #288]! @ 18095fc <__bss_end__@@Base+0x110bf4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr2, [pc, #320]! @ 180962c <__bss_end__@@Base+0x110bf7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr2, [pc, #352]! @ 180965c <__bss_end__@@Base+0x110bfac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #384]! @ 180968c <__bss_end__@@Base+0x110bfdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #416]! @ 18096bc <__bss_end__@@Base+0x110c00c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr2, [pc, #448]! @ 18096ec <__bss_end__@@Base+0x110c03c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr2, [pc, #480]! @ 180971c <__bss_end__@@Base+0x110c06c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #512]! @ 180974c <__bss_end__@@Base+0x110c09c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr2, [pc, #544]! @ 180977c <__bss_end__@@Base+0x110c0cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr2, [pc, #576]! @ 18097ac <__bss_end__@@Base+0x110c0fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr2, [pc, #608]! @ 18097dc <__bss_end__@@Base+0x110c12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr2, [pc, #640]! @ 180980c <__bss_end__@@Base+0x110c15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr2, [pc, #672]! @ 180983c <__bss_end__@@Base+0x110c18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r0, sl │ │ │ │ │ + ldccc 3, cr2, [pc, #704]! @ 180986c <__bss_end__@@Base+0x110c1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018095b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r8, sl │ │ │ │ │ + ldccc 3, cr2, [pc, #736]! @ 180989c <__bss_end__@@Base+0x110c1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr2, [pc, #768]! @ 18098cc <__bss_end__@@Base+0x110c21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr2, [pc, #800]! @ 18098fc <__bss_end__@@Base+0x110c24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr2, [pc, #832]! @ 180992c <__bss_end__@@Base+0x110c27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr2, [pc, #864]! @ 180995c <__bss_end__@@Base+0x110c2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr2, [pc, #896]! @ 180998c <__bss_end__@@Base+0x110c2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr2, [pc, #928]! @ 18099bc <__bss_end__@@Base+0x110c30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr2, [pc, #960]! @ 18099ec <__bss_end__@@Base+0x110c33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr2, [pc, #992]! @ 1809a1c <__bss_end__@@Base+0x110c36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr2, [pc] @ 180964c <__bss_end__@@Base+0x110bf9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr2, [pc, #32]! @ 180967c <__bss_end__@@Base+0x110bfcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr2, [pc, #64]! @ 18096ac <__bss_end__@@Base+0x110bffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr2, [pc, #96]! @ 18096dc <__bss_end__@@Base+0x110c02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi fp, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #128]! @ 180970c <__bss_end__@@Base+0x110c05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #144]! @ 180972c <__bss_end__@@Base+0x110c07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #176]! @ 180975c <__bss_end__@@Base+0x110c0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018096b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl fp │ │ │ │ │ + ldccc 4, cr2, [pc, #208]! @ 180978c <__bss_end__@@Base+0x110c0dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl fp │ │ │ │ │ + ldccc 4, cr2, [pc, #240]! @ 18097bc <__bss_end__@@Base+0x110c10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #272]! @ 18097ec <__bss_end__@@Base+0x110c13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #304]! @ 180981c <__bss_end__@@Base+0x110c16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr fp │ │ │ │ │ + ldccc 4, cr2, [pc, #336]! @ 180984c <__bss_end__@@Base+0x110c19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr fp │ │ │ │ │ + ldccc 4, cr2, [pc, #368]! @ 180987c <__bss_end__@@Base+0x110c1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #400]! @ 18098ac <__bss_end__@@Base+0x110c1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #432]! @ 18098dc <__bss_end__@@Base+0x110c22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr fp │ │ │ │ │ + ldccc 4, cr2, [pc, #464]! @ 180990c <__bss_end__@@Base+0x110c25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr fp │ │ │ │ │ + ldccc 4, cr2, [pc, #496]! @ 180993c <__bss_end__@@Base+0x110c28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #528]! @ 180996c <__bss_end__@@Base+0x110c2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr2, [pc, #560]! @ 180999c <__bss_end__@@Base+0x110c2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror fp │ │ │ │ │ + ldccc 4, cr2, [pc, #592]! @ 18099cc <__bss_end__@@Base+0x110c31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror fp │ │ │ │ │ + ldccc 4, cr2, [pc, #624]! @ 18099fc <__bss_end__@@Base+0x110c34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr2, [pc, #656]! @ 1809a2c <__bss_end__@@Base+0x110c37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr2, [pc, #688]! @ 1809a5c <__bss_end__@@Base+0x110c3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018097b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, fp │ │ │ │ │ + ldccc 4, cr2, [pc, #720]! @ 1809a8c <__bss_end__@@Base+0x110c3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, fp │ │ │ │ │ + ldccc 4, cr2, [pc, #752]! @ 1809abc <__bss_end__@@Base+0x110c40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr2, [pc, #784]! @ 1809aec <__bss_end__@@Base+0x110c43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr2, [pc, #816]! @ 1809b1c <__bss_end__@@Base+0x110c46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr2, [pc, #848]! @ 1809b4c <__bss_end__@@Base+0x110c49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr2, [pc, #880]! @ 1809b7c <__bss_end__@@Base+0x110c4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr2, [pc, #912]! @ 1809bac <__bss_end__@@Base+0x110c4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr2, [pc, #944]! @ 1809bdc <__bss_end__@@Base+0x110c52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr2, [pc, #976]! @ 1809c0c <__bss_end__@@Base+0x110c55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr2, [pc, #1008]! @ 1809c3c <__bss_end__@@Base+0x110c58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr2, [pc, #16]! @ 180986c <__bss_end__@@Base+0x110c1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr2, [pc, #48]! @ 180989c <__bss_end__@@Base+0x110c1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr2, [pc, #80]! @ 18098cc <__bss_end__@@Base+0x110c21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr2, [pc, #112]! @ 18098fc <__bss_end__@@Base+0x110c24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #144]! @ 180992c <__bss_end__@@Base+0x110c27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #176]! @ 180995c <__bss_end__@@Base+0x110c2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018098b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr2, [pc, #208]! @ 180998c <__bss_end__@@Base+0x110c2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr2, [pc, #240]! @ 18099bc <__bss_end__@@Base+0x110c30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #272]! @ 18099ec <__bss_end__@@Base+0x110c33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #304]! @ 1809a1c <__bss_end__@@Base+0x110c36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr2, [pc, #336]! @ 1809a4c <__bss_end__@@Base+0x110c39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr2, [pc, #368]! @ 1809a7c <__bss_end__@@Base+0x110c3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #400]! @ 1809aac <__bss_end__@@Base+0x110c3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #432]! @ 1809adc <__bss_end__@@Base+0x110c42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr2, [pc, #464]! @ 1809b0c <__bss_end__@@Base+0x110c45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr2, [pc, #496]! @ 1809b3c <__bss_end__@@Base+0x110c48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #528]! @ 1809b6c <__bss_end__@@Base+0x110c4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr2, [pc, #560]! @ 1809b9c <__bss_end__@@Base+0x110c4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr2, [pc, #592]! @ 1809bcc <__bss_end__@@Base+0x110c51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr2, [pc, #624]! @ 1809bfc <__bss_end__@@Base+0x110c54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr2, [pc, #656]! @ 1809c2c <__bss_end__@@Base+0x110c57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr2, [pc, #688]! @ 1809c5c <__bss_end__@@Base+0x110c5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018099b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, ip │ │ │ │ │ + ldccc 5, cr2, [pc, #720]! @ 1809c8c <__bss_end__@@Base+0x110c5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, ip │ │ │ │ │ + ldccc 5, cr2, [pc, #752]! @ 1809cbc <__bss_end__@@Base+0x110c60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr2, [pc, #784]! @ 1809cec <__bss_end__@@Base+0x110c63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr2, [pc, #816]! @ 1809d1c <__bss_end__@@Base+0x110c66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr2, [pc, #848]! @ 1809d4c <__bss_end__@@Base+0x110c69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr2, [pc, #880]! @ 1809d7c <__bss_end__@@Base+0x110c6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr2, [pc, #912]! @ 1809dac <__bss_end__@@Base+0x110c6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr2, [pc, #944]! @ 1809ddc <__bss_end__@@Base+0x110c72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr2, [pc, #976]! @ 1809e0c <__bss_end__@@Base+0x110c75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr2, [pc, #1008]! @ 1809e3c <__bss_end__@@Base+0x110c78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr2, [pc, #16]! @ 1809a6c <__bss_end__@@Base+0x110c3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr2, [pc, #48]! @ 1809a9c <__bss_end__@@Base+0x110c3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr2, [pc, #80]! @ 1809acc <__bss_end__@@Base+0x110c41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr2, [pc, #112]! @ 1809afc <__bss_end__@@Base+0x110c44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #144]! @ 1809b2c <__bss_end__@@Base+0x110c47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #176]! @ 1809b5c <__bss_end__@@Base+0x110c4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr2, [pc, #208]! @ 1809b8c <__bss_end__@@Base+0x110c4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr2, [pc, #240]! @ 1809bbc <__bss_end__@@Base+0x110c50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #272]! @ 1809bec <__bss_end__@@Base+0x110c53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #304]! @ 1809c1c <__bss_end__@@Base+0x110c56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr2, [pc, #336]! @ 1809c4c <__bss_end__@@Base+0x110c59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr2, [pc, #368]! @ 1809c7c <__bss_end__@@Base+0x110c5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #400]! @ 1809cac <__bss_end__@@Base+0x110c5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #432]! @ 1809cdc <__bss_end__@@Base+0x110c62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr2, [pc, #464]! @ 1809d0c <__bss_end__@@Base+0x110c65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr2, [pc, #496]! @ 1809d3c <__bss_end__@@Base+0x110c68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #528]! @ 1809d6c <__bss_end__@@Base+0x110c6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr2, [pc, #560]! @ 1809d9c <__bss_end__@@Base+0x110c6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr2, [pc, #592]! @ 1809dcc <__bss_end__@@Base+0x110c71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr2, [pc, #624]! @ 1809dfc <__bss_end__@@Base+0x110c74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr2, [pc, #656]! @ 1809e2c <__bss_end__@@Base+0x110c77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr2, [pc, #688]! @ 1809e5c <__bss_end__@@Base+0x110c7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, sp │ │ │ │ │ + ldccc 6, cr2, [pc, #720]! @ 1809e8c <__bss_end__@@Base+0x110c7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, sp │ │ │ │ │ + ldccc 6, cr2, [pc, #752]! @ 1809ebc <__bss_end__@@Base+0x110c80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr2, [pc, #784]! @ 1809eec <__bss_end__@@Base+0x110c83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr2, [pc, #816]! @ 1809f1c <__bss_end__@@Base+0x110c86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr2, [pc, #848]! @ 1809f4c <__bss_end__@@Base+0x110c89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr2, [pc, #880]! @ 1809f7c <__bss_end__@@Base+0x110c8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr2, [pc, #912]! @ 1809fac <__bss_end__@@Base+0x110c8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr2, [pc, #944]! @ 1809fdc <__bss_end__@@Base+0x110c92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr2, [pc, #976]! @ 180a00c <__bss_end__@@Base+0x110c95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr2, [pc, #1008]! @ 180a03c <__bss_end__@@Base+0x110c98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr2, [pc, #16]! @ 1809c6c <__bss_end__@@Base+0x110c5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr2, [pc, #48]! @ 1809c9c <__bss_end__@@Base+0x110c5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr2, [pc, #80]! @ 1809ccc <__bss_end__@@Base+0x110c61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr2, [pc, #112]! @ 1809cfc <__bss_end__@@Base+0x110c64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #144]! @ 1809d2c <__bss_end__@@Base+0x110c67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #176]! @ 1809d5c <__bss_end__@@Base+0x110c6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr2, [pc, #208]! @ 1809d8c <__bss_end__@@Base+0x110c6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr2, [pc, #240]! @ 1809dbc <__bss_end__@@Base+0x110c70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #272]! @ 1809dec <__bss_end__@@Base+0x110c73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #304]! @ 1809e1c <__bss_end__@@Base+0x110c76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr2, [pc, #336]! @ 1809e4c <__bss_end__@@Base+0x110c79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr2, [pc, #368]! @ 1809e7c <__bss_end__@@Base+0x110c7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #400]! @ 1809eac <__bss_end__@@Base+0x110c7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #432]! @ 1809edc <__bss_end__@@Base+0x110c82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr2, [pc, #464]! @ 1809f0c <__bss_end__@@Base+0x110c85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr2, [pc, #496]! @ 1809f3c <__bss_end__@@Base+0x110c88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #528]! @ 1809f6c <__bss_end__@@Base+0x110c8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr2, [pc, #560]! @ 1809f9c <__bss_end__@@Base+0x110c8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr2, [pc, #592]! @ 1809fcc <__bss_end__@@Base+0x110c91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr2, [pc, #624]! @ 1809ffc <__bss_end__@@Base+0x110c94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr2, [pc, #656]! @ 180a02c <__bss_end__@@Base+0x110c97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr2, [pc, #688]! @ 180a05c <__bss_end__@@Base+0x110c9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, lr │ │ │ │ │ + ldccc 7, cr2, [pc, #720]! @ 180a08c <__bss_end__@@Base+0x110c9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, ip, lr │ │ │ │ │ + ldccc 7, cr2, [pc, #752]! @ 180a0bc <__bss_end__@@Base+0x110ca0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr2, [pc, #784]! @ 180a0ec <__bss_end__@@Base+0x110ca3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr2, [pc, #816]! @ 180a11c <__bss_end__@@Base+0x110ca6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr2, [pc, #848]! @ 180a14c <__bss_end__@@Base+0x110ca9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr2, [pc, #880]! @ 180a17c <__bss_end__@@Base+0x110cacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr2, [pc, #912]! @ 180a1ac <__bss_end__@@Base+0x110cafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr2, [pc, #944]! @ 180a1dc <__bss_end__@@Base+0x110cb2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr2, [pc, #976]! @ 180a20c <__bss_end__@@Base+0x110cb5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr2, [pc, #1008]! @ 180a23c <__bss_end__@@Base+0x110cb8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr2, [pc, #16]! @ 1809e6c <__bss_end__@@Base+0x110c7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr2, [pc, #48]! @ 1809e9c <__bss_end__@@Base+0x110c7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr2, [pc, #80]! @ 1809ecc <__bss_end__@@Base+0x110c81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr2, [pc, #112]! @ 1809efc <__bss_end__@@Base+0x110c84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r9, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #144]! @ 1809f2c <__bss_end__@@Base+0x110c87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #176]! @ 1809f5c <__bss_end__@@Base+0x110c8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr2, [pc, #208]! @ 1809f8c <__bss_end__@@Base+0x110c8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr2, [pc, #240]! @ 1809fbc <__bss_end__@@Base+0x110c90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #272]! @ 1809fec <__bss_end__@@Base+0x110c93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #304]! @ 180a01c <__bss_end__@@Base+0x110c96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr2, [pc, #336]! @ 180a04c <__bss_end__@@Base+0x110c99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr2, [pc, #368]! @ 180a07c <__bss_end__@@Base+0x110c9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #400]! @ 180a0ac <__bss_end__@@Base+0x110c9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #432]! @ 180a0dc <__bss_end__@@Base+0x110ca2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, asr pc │ │ │ │ │ + ldccc 8, cr2, [pc, #464]! @ 180a10c <__bss_end__@@Base+0x110ca5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, asr pc │ │ │ │ │ + ldccc 8, cr2, [pc, #496]! @ 180a13c <__bss_end__@@Base+0x110ca8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #528]! @ 180a16c <__bss_end__@@Base+0x110cabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr2, [pc, #560]! @ 180a19c <__bss_end__@@Base+0x110caec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, ror pc │ │ │ │ │ + ldccc 8, cr2, [pc, #592]! @ 180a1cc <__bss_end__@@Base+0x110cb1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, ror pc │ │ │ │ │ + ldccc 8, cr2, [pc, #624]! @ 180a1fc <__bss_end__@@Base+0x110cb4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r9, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr2, [pc, #656]! @ 180a22c <__bss_end__@@Base+0x110cb7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr2, [pc, #688]! @ 180a25c <__bss_end__@@Base+0x110cbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01809fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi fp, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr2, [pc, #720]! @ 180a28c <__bss_end__@@Base+0x110cbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - smullmi fp, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr2, [pc, #752]! @ 180a2bc <__bss_end__@@Base+0x110cc0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr2, [pc, #768]! @ 180a2dc <__bss_end__@@Base+0x110cc2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr2, [pc, #800]! @ 180a30c <__bss_end__@@Base+0x110cc5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr2, [pc, #832]! @ 180a33c <__bss_end__@@Base+0x110cc8c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq fp, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi fp, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr2, [pc, #864]! @ 180a37c <__bss_end__@@Base+0x110cccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr2, [pc, #896]! @ 180a3ac <__bss_end__@@Base+0x110ccfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr2, [pc, #928]! @ 180a3dc <__bss_end__@@Base+0x110cd2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr2, [pc, #960]! @ 180a40c <__bss_end__@@Base+0x110cd5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi fp, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr2, [pc, #992]! @ 180a43c <__bss_end__@@Base+0x110cd8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf2900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi fp, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf2908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbf2910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi fp, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbf2918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbf2920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbf2928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf2930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf2938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf2940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf2948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf2950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf2958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf2960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf2968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf2970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf2978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbf2980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbf2988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf2990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf2998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf29a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf29a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbf29b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbf29b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf29c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf29c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf29d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf29d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf29e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf29e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf29f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf29f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf2a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf2a08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf2a10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf2a18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf2a20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf2a28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf2a30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf2a38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf2a40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf2a48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf2a50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf2a58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf2a60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf2a68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf2a70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf2a78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf2a80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf2a88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf2a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf2a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf2aa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf2aa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbf2ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbf2ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf2ac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf2ac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbf2ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbf2ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf2ae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf2ae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbf2af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbf2af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf2b00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf2b08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbf2b10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbf2b18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf2b20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf2b28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf2b30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf2b38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf2b40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf2b48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf2b50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf2b58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf2b60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf2b68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf2b70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf2b78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf2b80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf2b88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi ip, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf2b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf2b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf2b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf2ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf2bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbf2bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbf2bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf2bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf2bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf2bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf2bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf2be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf2bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf2bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf2bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr2, [pc, #16]! @ 180a68c <__bss_end__@@Base+0x110cfdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr2, [pc, #48]! @ 180a6bc <__bss_end__@@Base+0x110d00c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr2, [pc, #80]! @ 180a6ec <__bss_end__@@Base+0x110d03c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr2, [pc, #112]! @ 180a71c <__bss_end__@@Base+0x110d06c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #144]! @ 180a74c <__bss_end__@@Base+0x110d09c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #176]! @ 180a77c <__bss_end__@@Base+0x110d0cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #208]! @ 180a7ac <__bss_end__@@Base+0x110d0fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #240]! @ 180a7dc <__bss_end__@@Base+0x110d12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #272]! @ 180a80c <__bss_end__@@Base+0x110d15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #304]! @ 180a83c <__bss_end__@@Base+0x110d18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #336]! @ 180a86c <__bss_end__@@Base+0x110d1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #368]! @ 180a89c <__bss_end__@@Base+0x110d1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #400]! @ 180a8cc <__bss_end__@@Base+0x110d21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #432]! @ 180a8fc <__bss_end__@@Base+0x110d24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #464]! @ 180a92c <__bss_end__@@Base+0x110d27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #496]! @ 180a95c <__bss_end__@@Base+0x110d2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #528]! @ 180a98c <__bss_end__@@Base+0x110d2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr2, [pc, #560]! @ 180a9bc <__bss_end__@@Base+0x110d30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #592]! @ 180a9ec <__bss_end__@@Base+0x110d33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #624]! @ 180aa1c <__bss_end__@@Base+0x110d36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr2, [pc, #656]! @ 180aa4c <__bss_end__@@Base+0x110d39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr2, [pc, #688]! @ 180aa7c <__bss_end__@@Base+0x110d3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #720]! @ 180aaac <__bss_end__@@Base+0x110d3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r3 │ │ │ │ │ + ldccc 12, cr2, [pc, #752]! @ 180aadc <__bss_end__@@Base+0x110d42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr2, [pc, #784]! @ 180ab0c <__bss_end__@@Base+0x110d45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr2, [pc, #816]! @ 180ab3c <__bss_end__@@Base+0x110d48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr2, [pc, #848]! @ 180ab6c <__bss_end__@@Base+0x110d4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr2, [pc, #880]! @ 180ab9c <__bss_end__@@Base+0x110d4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr2, [pc, #912]! @ 180abcc <__bss_end__@@Base+0x110d51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr2, [pc, #944]! @ 180abfc <__bss_end__@@Base+0x110d54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr2, [pc, #976]! @ 180ac2c <__bss_end__@@Base+0x110d57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr2, [pc, #1008]! @ 180ac5c <__bss_end__@@Base+0x110d5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr2, [pc, #16]! @ 180a88c <__bss_end__@@Base+0x110d1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr2, [pc, #48]! @ 180a8bc <__bss_end__@@Base+0x110d20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr2, [pc, #80]! @ 180a8ec <__bss_end__@@Base+0x110d23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr2, [pc, #112]! @ 180a91c <__bss_end__@@Base+0x110d26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #144]! @ 180a94c <__bss_end__@@Base+0x110d29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #176]! @ 180a97c <__bss_end__@@Base+0x110d2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #208]! @ 180a9ac <__bss_end__@@Base+0x110d2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #240]! @ 180a9dc <__bss_end__@@Base+0x110d32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #272]! @ 180aa0c <__bss_end__@@Base+0x110d35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #304]! @ 180aa3c <__bss_end__@@Base+0x110d38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #336]! @ 180aa6c <__bss_end__@@Base+0x110d3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #368]! @ 180aa9c <__bss_end__@@Base+0x110d3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #400]! @ 180aacc <__bss_end__@@Base+0x110d41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #432]! @ 180aafc <__bss_end__@@Base+0x110d44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #464]! @ 180ab2c <__bss_end__@@Base+0x110d47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #496]! @ 180ab5c <__bss_end__@@Base+0x110d4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #528]! @ 180ab8c <__bss_end__@@Base+0x110d4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr2, [pc, #560]! @ 180abbc <__bss_end__@@Base+0x110d50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #592]! @ 180abec <__bss_end__@@Base+0x110d53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #624]! @ 180ac1c <__bss_end__@@Base+0x110d56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180a9b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr2, [pc, #656]! @ 180ac4c <__bss_end__@@Base+0x110d59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr2, [pc, #688]! @ 180ac7c <__bss_end__@@Base+0x110d5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #720]! @ 180acac <__bss_end__@@Base+0x110d5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r4 │ │ │ │ │ + ldccc 13, cr2, [pc, #752]! @ 180acdc <__bss_end__@@Base+0x110d62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr2, [pc, #784]! @ 180ad0c <__bss_end__@@Base+0x110d65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr2, [pc, #816]! @ 180ad3c <__bss_end__@@Base+0x110d68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr2, [pc, #848]! @ 180ad6c <__bss_end__@@Base+0x110d6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr2, [pc, #880]! @ 180ad9c <__bss_end__@@Base+0x110d6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr2, [pc, #912]! @ 180adcc <__bss_end__@@Base+0x110d71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr2, [pc, #944]! @ 180adfc <__bss_end__@@Base+0x110d74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr2, [pc, #976]! @ 180ae2c <__bss_end__@@Base+0x110d77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr2, [pc, #1008]! @ 180ae5c <__bss_end__@@Base+0x110d7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr2, [pc, #16]! @ 180aa8c <__bss_end__@@Base+0x110d3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr2, [pc, #48]! @ 180aabc <__bss_end__@@Base+0x110d40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180aa98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr2, [pc, #80]! @ 180aaec <__bss_end__@@Base+0x110d43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr2, [pc, #112]! @ 180ab1c <__bss_end__@@Base+0x110d46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180aab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #144]! @ 180ab4c <__bss_end__@@Base+0x110d49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #176]! @ 180ab7c <__bss_end__@@Base+0x110d4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #208]! @ 180abac <__bss_end__@@Base+0x110d4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #240]! @ 180abdc <__bss_end__@@Base+0x110d52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #272]! @ 180ac0c <__bss_end__@@Base+0x110d55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #304]! @ 180ac3c <__bss_end__@@Base+0x110d58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #336]! @ 180ac6c <__bss_end__@@Base+0x110d5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #368]! @ 180ac9c <__bss_end__@@Base+0x110d5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #400]! @ 180accc <__bss_end__@@Base+0x110d61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #432]! @ 180acfc <__bss_end__@@Base+0x110d64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #464]! @ 180ad2c <__bss_end__@@Base+0x110d67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #496]! @ 180ad5c <__bss_end__@@Base+0x110d6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #528]! @ 180ad8c <__bss_end__@@Base+0x110d6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr2, [pc, #560]! @ 180adbc <__bss_end__@@Base+0x110d70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ab98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #592]! @ 180adec <__bss_end__@@Base+0x110d73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #624]! @ 180ae1c <__bss_end__@@Base+0x110d76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180abb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr2, [pc, #656]! @ 180ae4c <__bss_end__@@Base+0x110d79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr2, [pc, #688]! @ 180ae7c <__bss_end__@@Base+0x110d7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #720]! @ 180aeac <__bss_end__@@Base+0x110d7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r5 │ │ │ │ │ + ldccc 14, cr2, [pc, #752]! @ 180aedc <__bss_end__@@Base+0x110d82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr2, [pc, #784]! @ 180af0c <__bss_end__@@Base+0x110d85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr2, [pc, #816]! @ 180af3c <__bss_end__@@Base+0x110d88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr2, [pc, #848]! @ 180af6c <__bss_end__@@Base+0x110d8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr2, [pc, #880]! @ 180af9c <__bss_end__@@Base+0x110d8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr2, [pc, #912]! @ 180afcc <__bss_end__@@Base+0x110d91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr2, [pc, #944]! @ 180affc <__bss_end__@@Base+0x110d94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr2, [pc, #976]! @ 180b02c <__bss_end__@@Base+0x110d97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr2, [pc, #1008]! @ 180b05c <__bss_end__@@Base+0x110d9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr2, [pc, #16]! @ 180ac8c <__bss_end__@@Base+0x110d5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr2, [pc, #48]! @ 180acbc <__bss_end__@@Base+0x110d60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ac98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr2, [pc, #80]! @ 180acec <__bss_end__@@Base+0x110d63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr2, [pc, #112]! @ 180ad1c <__bss_end__@@Base+0x110d66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180acb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #144]! @ 180ad4c <__bss_end__@@Base+0x110d69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #176]! @ 180ad7c <__bss_end__@@Base+0x110d6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #208]! @ 180adac <__bss_end__@@Base+0x110d6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #240]! @ 180addc <__bss_end__@@Base+0x110d72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #272]! @ 180ae0c <__bss_end__@@Base+0x110d75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #304]! @ 180ae3c <__bss_end__@@Base+0x110d78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #336]! @ 180ae6c <__bss_end__@@Base+0x110d7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #368]! @ 180ae9c <__bss_end__@@Base+0x110d7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #400]! @ 180aecc <__bss_end__@@Base+0x110d81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #432]! @ 180aefc <__bss_end__@@Base+0x110d84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #464]! @ 180af2c <__bss_end__@@Base+0x110d87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #496]! @ 180af5c <__bss_end__@@Base+0x110d8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #528]! @ 180af8c <__bss_end__@@Base+0x110d8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr2, [pc, #560]! @ 180afbc <__bss_end__@@Base+0x110d90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ad98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #592]! @ 180afec <__bss_end__@@Base+0x110d93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #624]! @ 180b01c <__bss_end__@@Base+0x110d96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180adb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr2, [pc, #656]! @ 180b04c <__bss_end__@@Base+0x110d99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr2, [pc, #688]! @ 180b07c <__bss_end__@@Base+0x110d9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #720]! @ 180b0ac <__bss_end__@@Base+0x110d9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r6 │ │ │ │ │ + ldccc 15, cr2, [pc, #752]! @ 180b0dc <__bss_end__@@Base+0x110da2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr2, [pc, #784]! @ 180b10c <__bss_end__@@Base+0x110da5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr2, [pc, #816]! @ 180b13c <__bss_end__@@Base+0x110da8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr2, [pc, #848]! @ 180b16c <__bss_end__@@Base+0x110dabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr2, [pc, #880]! @ 180b19c <__bss_end__@@Base+0x110daec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr2, [pc, #912]! @ 180b1cc <__bss_end__@@Base+0x110db1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr2, [pc, #944]! @ 180b1fc <__bss_end__@@Base+0x110db4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr2, [pc, #976]! @ 180b22c <__bss_end__@@Base+0x110db7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr2, [pc, #1008]! @ 180b25c <__bss_end__@@Base+0x110dbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr3, [pc, #16]! @ 180ae8c <__bss_end__@@Base+0x110d7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr3, [pc, #48]! @ 180aebc <__bss_end__@@Base+0x110d80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq sl, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr3, [pc, #80]! @ 180aeec <__bss_end__@@Base+0x110d83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr3, [pc, #112]! @ 180af1c <__bss_end__@@Base+0x110d86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180aeb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #144]! @ 180af4c <__bss_end__@@Base+0x110d89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #176]! @ 180af7c <__bss_end__@@Base+0x110d8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #208]! @ 180afac <__bss_end__@@Base+0x110d8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #240]! @ 180afdc <__bss_end__@@Base+0x110d92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #272]! @ 180b00c <__bss_end__@@Base+0x110d95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #304]! @ 180b03c <__bss_end__@@Base+0x110d98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #336]! @ 180b06c <__bss_end__@@Base+0x110d9bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #368]! @ 180b09c <__bss_end__@@Base+0x110d9ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #400]! @ 180b0cc <__bss_end__@@Base+0x110da1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #432]! @ 180b0fc <__bss_end__@@Base+0x110da4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #464]! @ 180b12c <__bss_end__@@Base+0x110da7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #496]! @ 180b15c <__bss_end__@@Base+0x110daac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #528]! @ 180b18c <__bss_end__@@Base+0x110dadc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr3, [pc, #560]! @ 180b1bc <__bss_end__@@Base+0x110db0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq sl, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #592]! @ 180b1ec <__bss_end__@@Base+0x110db3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #624]! @ 180b21c <__bss_end__@@Base+0x110db6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180afb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr3, [pc, #656]! @ 180b24c <__bss_end__@@Base+0x110db9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr3, [pc, #688]! @ 180b27c <__bss_end__@@Base+0x110dbcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #720]! @ 180b2ac <__bss_end__@@Base+0x110dbfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r7 │ │ │ │ │ + ldccc 0, cr3, [pc, #752]! @ 180b2dc <__bss_end__@@Base+0x110dc2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr3, [pc, #784]! @ 180b30c <__bss_end__@@Base+0x110dc5c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq ip, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr3, [pc, #816]! @ 180b34c <__bss_end__@@Base+0x110dc9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr3, [pc, #848]! @ 180b37c <__bss_end__@@Base+0x110dccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr3, [pc, #880]! @ 180b3ac <__bss_end__@@Base+0x110dcfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr3, [pc, #912]! @ 180b3dc <__bss_end__@@Base+0x110dd2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr3, [pc, #944]! @ 180b40c <__bss_end__@@Base+0x110dd5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr3, [pc, #976]! @ 180b43c <__bss_end__@@Base+0x110dd8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr3, [pc, #1008]! @ 180b46c <__bss_end__@@Base+0x110ddbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr3, [pc, #16]! @ 180b09c <__bss_end__@@Base+0x110d9ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr3, [pc, #48]! @ 180b0cc <__bss_end__@@Base+0x110da1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr3, [pc, #80]! @ 180b0fc <__bss_end__@@Base+0x110da4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr3, [pc, #112]! @ 180b12c <__bss_end__@@Base+0x110da7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #144]! @ 180b15c <__bss_end__@@Base+0x110daac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #176]! @ 180b18c <__bss_end__@@Base+0x110dadc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #208]! @ 180b1bc <__bss_end__@@Base+0x110db0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #240]! @ 180b1ec <__bss_end__@@Base+0x110db3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #272]! @ 180b21c <__bss_end__@@Base+0x110db6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #304]! @ 180b24c <__bss_end__@@Base+0x110db9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #336]! @ 180b27c <__bss_end__@@Base+0x110dbcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #368]! @ 180b2ac <__bss_end__@@Base+0x110dbfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #400]! @ 180b2dc <__bss_end__@@Base+0x110dc2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #432]! @ 180b30c <__bss_end__@@Base+0x110dc5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #464]! @ 180b33c <__bss_end__@@Base+0x110dc8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #496]! @ 180b36c <__bss_end__@@Base+0x110dcbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #528]! @ 180b39c <__bss_end__@@Base+0x110dcec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr3, [pc, #560]! @ 180b3cc <__bss_end__@@Base+0x110dd1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #592]! @ 180b3fc <__bss_end__@@Base+0x110dd4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #624]! @ 180b42c <__bss_end__@@Base+0x110dd7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr3, [pc, #656]! @ 180b45c <__bss_end__@@Base+0x110ddac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr3, [pc, #688]! @ 180b48c <__bss_end__@@Base+0x110dddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #720]! @ 180b4bc <__bss_end__@@Base+0x110de0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r8 │ │ │ │ │ + ldccc 1, cr3, [pc, #752]! @ 180b4ec <__bss_end__@@Base+0x110de3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr3, [pc, #784]! @ 180b51c <__bss_end__@@Base+0x110de6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr3, [pc, #816]! @ 180b54c <__bss_end__@@Base+0x110de9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr3, [pc, #848]! @ 180b57c <__bss_end__@@Base+0x110decc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr3, [pc, #880]! @ 180b5ac <__bss_end__@@Base+0x110defc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr3, [pc, #912]! @ 180b5dc <__bss_end__@@Base+0x110df2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr3, [pc, #944]! @ 180b60c <__bss_end__@@Base+0x110df5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr3, [pc, #976]! @ 180b63c <__bss_end__@@Base+0x110df8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr3, [pc, #1008]! @ 180b66c <__bss_end__@@Base+0x110dfbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr3, [pc, #16]! @ 180b29c <__bss_end__@@Base+0x110dbec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr3, [pc, #48]! @ 180b2cc <__bss_end__@@Base+0x110dc1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr3, [pc, #80]! @ 180b2fc <__bss_end__@@Base+0x110dc4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr3, [pc, #112]! @ 180b32c <__bss_end__@@Base+0x110dc7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #144]! @ 180b35c <__bss_end__@@Base+0x110dcac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #176]! @ 180b38c <__bss_end__@@Base+0x110dcdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #208]! @ 180b3bc <__bss_end__@@Base+0x110dd0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #240]! @ 180b3ec <__bss_end__@@Base+0x110dd3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #272]! @ 180b41c <__bss_end__@@Base+0x110dd6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #304]! @ 180b44c <__bss_end__@@Base+0x110dd9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #336]! @ 180b47c <__bss_end__@@Base+0x110ddcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #368]! @ 180b4ac <__bss_end__@@Base+0x110ddfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #400]! @ 180b4dc <__bss_end__@@Base+0x110de2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #432]! @ 180b50c <__bss_end__@@Base+0x110de5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #464]! @ 180b53c <__bss_end__@@Base+0x110de8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #496]! @ 180b56c <__bss_end__@@Base+0x110debc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #528]! @ 180b59c <__bss_end__@@Base+0x110deec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr3, [pc, #560]! @ 180b5cc <__bss_end__@@Base+0x110df1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #592]! @ 180b5fc <__bss_end__@@Base+0x110df4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #624]! @ 180b62c <__bss_end__@@Base+0x110df7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr3, [pc, #656]! @ 180b65c <__bss_end__@@Base+0x110dfac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr3, [pc, #688]! @ 180b68c <__bss_end__@@Base+0x110dfdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #720]! @ 180b6bc <__bss_end__@@Base+0x110e00c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, r9 │ │ │ │ │ + ldccc 2, cr3, [pc, #752]! @ 180b6ec <__bss_end__@@Base+0x110e03c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr3, [pc, #784]! @ 180b71c <__bss_end__@@Base+0x110e06c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr3, [pc, #816]! @ 180b74c <__bss_end__@@Base+0x110e09c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr3, [pc, #848]! @ 180b77c <__bss_end__@@Base+0x110e0cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr3, [pc, #880]! @ 180b7ac <__bss_end__@@Base+0x110e0fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr3, [pc, #912]! @ 180b7dc <__bss_end__@@Base+0x110e12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #19 │ │ │ │ │ + ldccc 2, cr3, [pc, #944]! @ 180b80c <__bss_end__@@Base+0x110e15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr3, [pc, #976]! @ 180b83c <__bss_end__@@Base+0x110e18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr3, [pc, #1008]! @ 180b86c <__bss_end__@@Base+0x110e1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #19 │ │ │ │ │ + ldccc 3, cr3, [pc, #16]! @ 180b49c <__bss_end__@@Base+0x110ddec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #19 │ │ │ │ │ + ldccc 3, cr3, [pc, #48]! @ 180b4cc <__bss_end__@@Base+0x110de1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr3, [pc, #80]! @ 180b4fc <__bss_end__@@Base+0x110de4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr3, [pc, #112]! @ 180b52c <__bss_end__@@Base+0x110de7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #144]! @ 180b55c <__bss_end__@@Base+0x110deac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #176]! @ 180b58c <__bss_end__@@Base+0x110dedc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl sl │ │ │ │ │ + ldccc 3, cr3, [pc, #208]! @ 180b5bc <__bss_end__@@Base+0x110df0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl sl │ │ │ │ │ + ldccc 3, cr3, [pc, #240]! @ 180b5ec <__bss_end__@@Base+0x110df3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #272]! @ 180b61c <__bss_end__@@Base+0x110df6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #304]! @ 180b64c <__bss_end__@@Base+0x110df9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr sl │ │ │ │ │ + ldccc 3, cr3, [pc, #336]! @ 180b67c <__bss_end__@@Base+0x110dfcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr sl │ │ │ │ │ + ldccc 3, cr3, [pc, #368]! @ 180b6ac <__bss_end__@@Base+0x110dffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #400]! @ 180b6dc <__bss_end__@@Base+0x110e02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #432]! @ 180b70c <__bss_end__@@Base+0x110e05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr sl │ │ │ │ │ + ldccc 3, cr3, [pc, #464]! @ 180b73c <__bss_end__@@Base+0x110e08c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr sl │ │ │ │ │ + ldccc 3, cr3, [pc, #496]! @ 180b76c <__bss_end__@@Base+0x110e0bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #528]! @ 180b79c <__bss_end__@@Base+0x110e0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #20 │ │ │ │ │ + ldccc 3, cr3, [pc, #560]! @ 180b7cc <__bss_end__@@Base+0x110e11c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror sl │ │ │ │ │ + ldccc 3, cr3, [pc, #592]! @ 180b7fc <__bss_end__@@Base+0x110e14c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror sl │ │ │ │ │ + ldccc 3, cr3, [pc, #624]! @ 180b82c <__bss_end__@@Base+0x110e17c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr3, [pc, #656]! @ 180b85c <__bss_end__@@Base+0x110e1ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr3, [pc, #688]! @ 180b88c <__bss_end__@@Base+0x110e1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, sl │ │ │ │ │ + ldccc 3, cr3, [pc, #720]! @ 180b8bc <__bss_end__@@Base+0x110e20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, sl │ │ │ │ │ + ldccc 3, cr3, [pc, #752]! @ 180b8ec <__bss_end__@@Base+0x110e23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr3, [pc, #784]! @ 180b91c <__bss_end__@@Base+0x110e26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr3, [pc, #816]! @ 180b94c <__bss_end__@@Base+0x110e29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr3, [pc, #848]! @ 180b97c <__bss_end__@@Base+0x110e2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr3, [pc, #880]! @ 180b9ac <__bss_end__@@Base+0x110e2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #21 │ │ │ │ │ + ldccc 3, cr3, [pc, #912]! @ 180b9dc <__bss_end__@@Base+0x110e32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #21 │ │ │ │ │ + ldccc 3, cr3, [pc, #944]! @ 180ba0c <__bss_end__@@Base+0x110e35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr3, [pc, #976]! @ 180ba3c <__bss_end__@@Base+0x110e38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr3, [pc, #1008]! @ 180ba6c <__bss_end__@@Base+0x110e3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #21 │ │ │ │ │ + ldccc 4, cr3, [pc, #16]! @ 180b69c <__bss_end__@@Base+0x110dfec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #21 │ │ │ │ │ + ldccc 4, cr3, [pc, #48]! @ 180b6cc <__bss_end__@@Base+0x110e01c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr3, [pc, #80]! @ 180b6fc <__bss_end__@@Base+0x110e04c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr3, [pc, #112]! @ 180b72c <__bss_end__@@Base+0x110e07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #144]! @ 180b75c <__bss_end__@@Base+0x110e0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #176]! @ 180b78c <__bss_end__@@Base+0x110e0dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl fp │ │ │ │ │ + ldccc 4, cr3, [pc, #208]! @ 180b7bc <__bss_end__@@Base+0x110e10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl fp │ │ │ │ │ + ldccc 4, cr3, [pc, #240]! @ 180b7ec <__bss_end__@@Base+0x110e13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #272]! @ 180b81c <__bss_end__@@Base+0x110e16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #304]! @ 180b84c <__bss_end__@@Base+0x110e19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr fp │ │ │ │ │ + ldccc 4, cr3, [pc, #336]! @ 180b87c <__bss_end__@@Base+0x110e1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr fp │ │ │ │ │ + ldccc 4, cr3, [pc, #368]! @ 180b8ac <__bss_end__@@Base+0x110e1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #400]! @ 180b8dc <__bss_end__@@Base+0x110e22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #432]! @ 180b90c <__bss_end__@@Base+0x110e25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr fp │ │ │ │ │ + ldccc 4, cr3, [pc, #464]! @ 180b93c <__bss_end__@@Base+0x110e28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr fp │ │ │ │ │ + ldccc 4, cr3, [pc, #496]! @ 180b96c <__bss_end__@@Base+0x110e2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #528]! @ 180b99c <__bss_end__@@Base+0x110e2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr3, [pc, #560]! @ 180b9cc <__bss_end__@@Base+0x110e31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror fp │ │ │ │ │ + ldccc 4, cr3, [pc, #592]! @ 180b9fc <__bss_end__@@Base+0x110e34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror fp │ │ │ │ │ + ldccc 4, cr3, [pc, #624]! @ 180ba2c <__bss_end__@@Base+0x110e37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr3, [pc, #656]! @ 180ba5c <__bss_end__@@Base+0x110e3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr3, [pc, #688]! @ 180ba8c <__bss_end__@@Base+0x110e3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, fp │ │ │ │ │ + ldccc 4, cr3, [pc, #720]! @ 180babc <__bss_end__@@Base+0x110e40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, fp │ │ │ │ │ + ldccc 4, cr3, [pc, #752]! @ 180baec <__bss_end__@@Base+0x110e43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr3, [pc, #784]! @ 180bb1c <__bss_end__@@Base+0x110e46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr3, [pc, #816]! @ 180bb4c <__bss_end__@@Base+0x110e49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr3, [pc, #848]! @ 180bb7c <__bss_end__@@Base+0x110e4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr3, [pc, #880]! @ 180bbac <__bss_end__@@Base+0x110e4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr3, [pc, #912]! @ 180bbdc <__bss_end__@@Base+0x110e52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr3, [pc, #944]! @ 180bc0c <__bss_end__@@Base+0x110e55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr3, [pc, #976]! @ 180bc3c <__bss_end__@@Base+0x110e58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr3, [pc, #1008]! @ 180bc6c <__bss_end__@@Base+0x110e5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr3, [pc, #16]! @ 180b89c <__bss_end__@@Base+0x110e1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr3, [pc, #48]! @ 180b8cc <__bss_end__@@Base+0x110e21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr3, [pc, #80]! @ 180b8fc <__bss_end__@@Base+0x110e24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr3, [pc, #112]! @ 180b92c <__bss_end__@@Base+0x110e27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #144]! @ 180b95c <__bss_end__@@Base+0x110e2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #176]! @ 180b98c <__bss_end__@@Base+0x110e2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr3, [pc, #208]! @ 180b9bc <__bss_end__@@Base+0x110e30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr3, [pc, #240]! @ 180b9ec <__bss_end__@@Base+0x110e33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #272]! @ 180ba1c <__bss_end__@@Base+0x110e36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #304]! @ 180ba4c <__bss_end__@@Base+0x110e39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr3, [pc, #336]! @ 180ba7c <__bss_end__@@Base+0x110e3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr3, [pc, #368]! @ 180baac <__bss_end__@@Base+0x110e3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #400]! @ 180badc <__bss_end__@@Base+0x110e42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #432]! @ 180bb0c <__bss_end__@@Base+0x110e45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr3, [pc, #464]! @ 180bb3c <__bss_end__@@Base+0x110e48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr3, [pc, #496]! @ 180bb6c <__bss_end__@@Base+0x110e4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #528]! @ 180bb9c <__bss_end__@@Base+0x110e4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr3, [pc, #560]! @ 180bbcc <__bss_end__@@Base+0x110e51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr3, [pc, #592]! @ 180bbfc <__bss_end__@@Base+0x110e54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180b9b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr3, [pc, #624]! @ 180bc2c <__bss_end__@@Base+0x110e57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr3, [pc, #656]! @ 180bc5c <__bss_end__@@Base+0x110e5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr3, [pc, #688]! @ 180bc8c <__bss_end__@@Base+0x110e5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, ip │ │ │ │ │ + ldccc 5, cr3, [pc, #720]! @ 180bcbc <__bss_end__@@Base+0x110e60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, ip │ │ │ │ │ + ldccc 5, cr3, [pc, #752]! @ 180bcec <__bss_end__@@Base+0x110e63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr3, [pc, #784]! @ 180bd1c <__bss_end__@@Base+0x110e66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr3, [pc, #816]! @ 180bd4c <__bss_end__@@Base+0x110e69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr3, [pc, #848]! @ 180bd7c <__bss_end__@@Base+0x110e6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr3, [pc, #880]! @ 180bdac <__bss_end__@@Base+0x110e6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr3, [pc, #912]! @ 180bddc <__bss_end__@@Base+0x110e72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr3, [pc, #944]! @ 180be0c <__bss_end__@@Base+0x110e75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr3, [pc, #976]! @ 180be3c <__bss_end__@@Base+0x110e78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr3, [pc, #1008]! @ 180be6c <__bss_end__@@Base+0x110e7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr3, [pc, #16]! @ 180ba9c <__bss_end__@@Base+0x110e3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ba98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr3, [pc, #48]! @ 180bacc <__bss_end__@@Base+0x110e41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr3, [pc, #80]! @ 180bafc <__bss_end__@@Base+0x110e44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr3, [pc, #112]! @ 180bb2c <__bss_end__@@Base+0x110e47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #144]! @ 180bb5c <__bss_end__@@Base+0x110e4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #176]! @ 180bb8c <__bss_end__@@Base+0x110e4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr3, [pc, #208]! @ 180bbbc <__bss_end__@@Base+0x110e50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr3, [pc, #240]! @ 180bbec <__bss_end__@@Base+0x110e53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #272]! @ 180bc1c <__bss_end__@@Base+0x110e56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #304]! @ 180bc4c <__bss_end__@@Base+0x110e59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr3, [pc, #336]! @ 180bc7c <__bss_end__@@Base+0x110e5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr3, [pc, #368]! @ 180bcac <__bss_end__@@Base+0x110e5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #400]! @ 180bcdc <__bss_end__@@Base+0x110e62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #432]! @ 180bd0c <__bss_end__@@Base+0x110e65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr3, [pc, #464]! @ 180bd3c <__bss_end__@@Base+0x110e68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr3, [pc, #496]! @ 180bd6c <__bss_end__@@Base+0x110e6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #528]! @ 180bd9c <__bss_end__@@Base+0x110e6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr3, [pc, #560]! @ 180bdcc <__bss_end__@@Base+0x110e71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr3, [pc, #592]! @ 180bdfc <__bss_end__@@Base+0x110e74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bbb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr3, [pc, #624]! @ 180be2c <__bss_end__@@Base+0x110e77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr3, [pc, #656]! @ 180be5c <__bss_end__@@Base+0x110e7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr3, [pc, #688]! @ 180be8c <__bss_end__@@Base+0x110e7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, sp │ │ │ │ │ + ldccc 6, cr3, [pc, #720]! @ 180bebc <__bss_end__@@Base+0x110e80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, sp │ │ │ │ │ + ldccc 6, cr3, [pc, #752]! @ 180beec <__bss_end__@@Base+0x110e83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr3, [pc, #784]! @ 180bf1c <__bss_end__@@Base+0x110e86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr3, [pc, #816]! @ 180bf4c <__bss_end__@@Base+0x110e89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr3, [pc, #848]! @ 180bf7c <__bss_end__@@Base+0x110e8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr3, [pc, #880]! @ 180bfac <__bss_end__@@Base+0x110e8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr3, [pc, #912]! @ 180bfdc <__bss_end__@@Base+0x110e92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr3, [pc, #944]! @ 180c00c <__bss_end__@@Base+0x110e95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr3, [pc, #976]! @ 180c03c <__bss_end__@@Base+0x110e98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr3, [pc, #1008]! @ 180c06c <__bss_end__@@Base+0x110e9bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr3, [pc, #16]! @ 180bc9c <__bss_end__@@Base+0x110e5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bc98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr3, [pc, #48]! @ 180bccc <__bss_end__@@Base+0x110e61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr3, [pc, #80]! @ 180bcfc <__bss_end__@@Base+0x110e64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bcb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr3, [pc, #112]! @ 180bd2c <__bss_end__@@Base+0x110e67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #144]! @ 180bd5c <__bss_end__@@Base+0x110e6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #176]! @ 180bd8c <__bss_end__@@Base+0x110e6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr3, [pc, #208]! @ 180bdbc <__bss_end__@@Base+0x110e70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr3, [pc, #240]! @ 180bdec <__bss_end__@@Base+0x110e73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #272]! @ 180be1c <__bss_end__@@Base+0x110e76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #304]! @ 180be4c <__bss_end__@@Base+0x110e79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr lr │ │ │ │ │ + ldccc 7, cr3, [pc, #336]! @ 180be7c <__bss_end__@@Base+0x110e7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr lr │ │ │ │ │ + ldccc 7, cr3, [pc, #368]! @ 180beac <__bss_end__@@Base+0x110e7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #400]! @ 180bedc <__bss_end__@@Base+0x110e82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #432]! @ 180bf0c <__bss_end__@@Base+0x110e85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr lr │ │ │ │ │ + ldccc 7, cr3, [pc, #464]! @ 180bf3c <__bss_end__@@Base+0x110e88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr lr │ │ │ │ │ + ldccc 7, cr3, [pc, #496]! @ 180bf6c <__bss_end__@@Base+0x110e8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #528]! @ 180bf9c <__bss_end__@@Base+0x110e8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr3, [pc, #560]! @ 180bfcc <__bss_end__@@Base+0x110e91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror lr │ │ │ │ │ + ldccc 7, cr3, [pc, #592]! @ 180bffc <__bss_end__@@Base+0x110e94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bdb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror lr │ │ │ │ │ + ldccc 7, cr3, [pc, #624]! @ 180c02c <__bss_end__@@Base+0x110e97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr3, [pc, #656]! @ 180c05c <__bss_end__@@Base+0x110e9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr3, [pc, #688]! @ 180c08c <__bss_end__@@Base+0x110e9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r4, lr │ │ │ │ │ + ldccc 7, cr3, [pc, #720]! @ 180c0bc <__bss_end__@@Base+0x110ea0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, ip, lr │ │ │ │ │ + ldccc 7, cr3, [pc, #752]! @ 180c0ec <__bss_end__@@Base+0x110ea3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr3, [pc, #784]! @ 180c11c <__bss_end__@@Base+0x110ea6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr3, [pc, #816]! @ 180c14c <__bss_end__@@Base+0x110ea9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr3, [pc, #848]! @ 180c17c <__bss_end__@@Base+0x110eacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr3, [pc, #880]! @ 180c1ac <__bss_end__@@Base+0x110eafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr3, [pc, #912]! @ 180c1dc <__bss_end__@@Base+0x110eb2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr3, [pc, #944]! @ 180c20c <__bss_end__@@Base+0x110eb5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr3, [pc, #976]! @ 180c23c <__bss_end__@@Base+0x110eb8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr3, [pc, #1008]! @ 180c26c <__bss_end__@@Base+0x110ebbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr3, [pc, #16]! @ 180be9c <__bss_end__@@Base+0x110e7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq fp, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr3, [pc, #48]! @ 180becc <__bss_end__@@Base+0x110e81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr3, [pc, #80]! @ 180befc <__bss_end__@@Base+0x110e84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180beb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr3, [pc, #112]! @ 180bf2c <__bss_end__@@Base+0x110e87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #144]! @ 180bf5c <__bss_end__@@Base+0x110e8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #176]! @ 180bf8c <__bss_end__@@Base+0x110e8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsl pc │ │ │ │ │ + ldccc 8, cr3, [pc, #208]! @ 180bfbc <__bss_end__@@Base+0x110e90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsl pc │ │ │ │ │ + ldccc 8, cr3, [pc, #240]! @ 180bfec <__bss_end__@@Base+0x110e93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #272]! @ 180c01c <__bss_end__@@Base+0x110e96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #304]! @ 180c04c <__bss_end__@@Base+0x110e99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r4, lsr pc │ │ │ │ │ + ldccc 8, cr3, [pc, #336]! @ 180c07c <__bss_end__@@Base+0x110e9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi ip, r9, ip, lsr pc │ │ │ │ │ + ldccc 8, cr3, [pc, #368]! @ 180c0ac <__bss_end__@@Base+0x110e9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #384]! @ 180c0cc <__bss_end__@@Base+0x110ea1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #416]! @ 180c0fc <__bss_end__@@Base+0x110ea4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr pc │ │ │ │ │ + ldccc 8, cr3, [pc, #448]! @ 180c12c <__bss_end__@@Base+0x110ea7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr pc │ │ │ │ │ + ldccc 8, cr3, [pc, #480]! @ 180c15c <__bss_end__@@Base+0x110eaac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #512]! @ 180c18c <__bss_end__@@Base+0x110eadc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq fp, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror #30 │ │ │ │ │ + ldccc 8, cr3, [pc, #544]! @ 180c1bc <__bss_end__@@Base+0x110eb0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror pc │ │ │ │ │ + ldccc 8, cr3, [pc, #576]! @ 180c1ec <__bss_end__@@Base+0x110eb3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180bfb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror pc │ │ │ │ │ + ldccc 8, cr3, [pc, #608]! @ 180c21c <__bss_end__@@Base+0x110eb6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr3, [pc, #640]! @ 180c24c <__bss_end__@@Base+0x110eb9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr3, [pc, #672]! @ 180c27c <__bss_end__@@Base+0x110ebcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r0, pc @ │ │ │ │ │ + ldccc 8, cr3, [pc, #704]! @ 180c2ac <__bss_end__@@Base+0x110ebfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi ip, r9, r8, pc @ │ │ │ │ │ + ldccc 8, cr3, [pc, #736]! @ 180c2dc <__bss_end__@@Base+0x110ec2c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq sp, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr3, [pc, #768]! @ 180c31c <__bss_end__@@Base+0x110ec6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr3, [pc, #800]! @ 180c34c <__bss_end__@@Base+0x110ec9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr3, [pc, #832]! @ 180c37c <__bss_end__@@Base+0x110eccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi ip, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr3, [pc, #864]! @ 180c3ac <__bss_end__@@Base+0x110ecfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr3, [pc, #896]! @ 180c3dc <__bss_end__@@Base+0x110ed2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr3, [pc, #928]! @ 180c40c <__bss_end__@@Base+0x110ed5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr3, [pc, #960]! @ 180c43c <__bss_end__@@Base+0x110ed8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi ip, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr3, [pc, #992]! @ 180c46c <__bss_end__@@Base+0x110edbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf3900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi ip, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf3908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbf3910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi ip, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbf3918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbf3920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbf3928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf3930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf3938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf3940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf3948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf3950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf3958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf3960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf3968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf3970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf3978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbf3980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbf3988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf3990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf3998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf39a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf39a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbf39b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbf39b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf39c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf39c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf39d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf39d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf39e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf39e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf39f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf39f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf3a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf3a08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf3a10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf3a18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf3a20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf3a28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf3a30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf3a38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf3a40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf3a48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf3a50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf3a58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf3a60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf3a68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf3a70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf3a78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf3a80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf3a88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf3a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf3a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf3aa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf3aa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbf3ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbf3ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf3ac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf3ac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbf3ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbf3ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf3ae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf3ae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbf3af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbf3af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf3b00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf3b08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #16 │ │ │ │ │ + @ instruction: 0x3dbf3b10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #24 │ │ │ │ │ + @ instruction: 0x3dbf3b18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf3b20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf3b28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf3b30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf3b38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf3b40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf3b48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf3b50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf3b58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf3b60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf3b68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf3b70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf3b78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf3b80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf3b88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf3b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf3b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf3ba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf3ba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbf3bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbf3bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf3bc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf3bc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbf3bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbf3bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf3be0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf3be8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #32 │ │ │ │ │ + @ instruction: 0x3dbf3bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbf3bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #5 │ │ │ │ │ + ldccc 12, cr3, [pc] @ 180c69c <__bss_end__@@Base+0x110efec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #5 │ │ │ │ │ + ldccc 12, cr3, [pc, #32]! @ 180c6cc <__bss_end__@@Base+0x110f01c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #32 │ │ │ │ │ + ldccc 12, cr3, [pc, #64]! @ 180c6fc <__bss_end__@@Base+0x110f04c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr3, [pc, #96]! @ 180c72c <__bss_end__@@Base+0x110f07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #128]! @ 180c75c <__bss_end__@@Base+0x110f0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #160]! @ 180c78c <__bss_end__@@Base+0x110f0dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #192]! @ 180c7bc <__bss_end__@@Base+0x110f10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #224]! @ 180c7ec <__bss_end__@@Base+0x110f13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #256]! @ 180c81c <__bss_end__@@Base+0x110f16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #288]! @ 180c84c <__bss_end__@@Base+0x110f19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #320]! @ 180c87c <__bss_end__@@Base+0x110f1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #352]! @ 180c8ac <__bss_end__@@Base+0x110f1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #384]! @ 180c8dc <__bss_end__@@Base+0x110f22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #416]! @ 180c90c <__bss_end__@@Base+0x110f25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #448]! @ 180c93c <__bss_end__@@Base+0x110f28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #480]! @ 180c96c <__bss_end__@@Base+0x110f2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #512]! @ 180c99c <__bss_end__@@Base+0x110f2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #6 │ │ │ │ │ + ldccc 12, cr3, [pc, #544]! @ 180c9cc <__bss_end__@@Base+0x110f31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #576]! @ 180c9fc <__bss_end__@@Base+0x110f34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #608]! @ 180ca2c <__bss_end__@@Base+0x110f37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr3, [pc, #640]! @ 180ca5c <__bss_end__@@Base+0x110f3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr3, [pc, #672]! @ 180ca8c <__bss_end__@@Base+0x110f3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #704]! @ 180cabc <__bss_end__@@Base+0x110f40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r3 │ │ │ │ │ + ldccc 12, cr3, [pc, #736]! @ 180caec <__bss_end__@@Base+0x110f43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr3, [pc, #768]! @ 180cb1c <__bss_end__@@Base+0x110f46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr3, [pc, #800]! @ 180cb4c <__bss_end__@@Base+0x110f49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr3, [pc, #832]! @ 180cb7c <__bss_end__@@Base+0x110f4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr3, [pc, #864]! @ 180cbac <__bss_end__@@Base+0x110f4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #7 │ │ │ │ │ + ldccc 12, cr3, [pc, #896]! @ 180cbdc <__bss_end__@@Base+0x110f52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #7 │ │ │ │ │ + ldccc 12, cr3, [pc, #928]! @ 180cc0c <__bss_end__@@Base+0x110f55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr3, [pc, #960]! @ 180cc3c <__bss_end__@@Base+0x110f58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr3, [pc, #992]! @ 180cc6c <__bss_end__@@Base+0x110f5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #7 │ │ │ │ │ + ldccc 13, cr3, [pc] @ 180c89c <__bss_end__@@Base+0x110f1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #7 │ │ │ │ │ + ldccc 13, cr3, [pc, #32]! @ 180c8cc <__bss_end__@@Base+0x110f21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr3, [pc, #64]! @ 180c8fc <__bss_end__@@Base+0x110f24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr3, [pc, #96]! @ 180c92c <__bss_end__@@Base+0x110f27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #128]! @ 180c95c <__bss_end__@@Base+0x110f2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #160]! @ 180c98c <__bss_end__@@Base+0x110f2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #192]! @ 180c9bc <__bss_end__@@Base+0x110f30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #224]! @ 180c9ec <__bss_end__@@Base+0x110f33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #256]! @ 180ca1c <__bss_end__@@Base+0x110f36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #288]! @ 180ca4c <__bss_end__@@Base+0x110f39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #320]! @ 180ca7c <__bss_end__@@Base+0x110f3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #352]! @ 180caac <__bss_end__@@Base+0x110f3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #384]! @ 180cadc <__bss_end__@@Base+0x110f42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #416]! @ 180cb0c <__bss_end__@@Base+0x110f45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #448]! @ 180cb3c <__bss_end__@@Base+0x110f48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #480]! @ 180cb6c <__bss_end__@@Base+0x110f4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #512]! @ 180cb9c <__bss_end__@@Base+0x110f4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #8 │ │ │ │ │ + ldccc 13, cr3, [pc, #544]! @ 180cbcc <__bss_end__@@Base+0x110f51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180c9b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #576]! @ 180cbfc <__bss_end__@@Base+0x110f54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #608]! @ 180cc2c <__bss_end__@@Base+0x110f57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr3, [pc, #640]! @ 180cc5c <__bss_end__@@Base+0x110f5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr3, [pc, #672]! @ 180cc8c <__bss_end__@@Base+0x110f5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #704]! @ 180ccbc <__bss_end__@@Base+0x110f60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r4 │ │ │ │ │ + ldccc 13, cr3, [pc, #736]! @ 180ccec <__bss_end__@@Base+0x110f63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr3, [pc, #768]! @ 180cd1c <__bss_end__@@Base+0x110f66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr3, [pc, #800]! @ 180cd4c <__bss_end__@@Base+0x110f69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr3, [pc, #832]! @ 180cd7c <__bss_end__@@Base+0x110f6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr3, [pc, #864]! @ 180cdac <__bss_end__@@Base+0x110f6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #9 │ │ │ │ │ + ldccc 13, cr3, [pc, #896]! @ 180cddc <__bss_end__@@Base+0x110f72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #9 │ │ │ │ │ + ldccc 13, cr3, [pc, #928]! @ 180ce0c <__bss_end__@@Base+0x110f75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr3, [pc, #960]! @ 180ce3c <__bss_end__@@Base+0x110f78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr3, [pc, #992]! @ 180ce6c <__bss_end__@@Base+0x110f7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ca98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #9 │ │ │ │ │ + ldccc 14, cr3, [pc] @ 180ca9c <__bss_end__@@Base+0x110f3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #9 │ │ │ │ │ + ldccc 14, cr3, [pc, #32]! @ 180cacc <__bss_end__@@Base+0x110f41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180cab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr3, [pc, #64]! @ 180cafc <__bss_end__@@Base+0x110f44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr3, [pc, #96]! @ 180cb2c <__bss_end__@@Base+0x110f47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #128]! @ 180cb5c <__bss_end__@@Base+0x110f4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #160]! @ 180cb8c <__bss_end__@@Base+0x110f4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #192]! @ 180cbbc <__bss_end__@@Base+0x110f50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #224]! @ 180cbec <__bss_end__@@Base+0x110f53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #256]! @ 180cc1c <__bss_end__@@Base+0x110f56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #288]! @ 180cc4c <__bss_end__@@Base+0x110f59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #320]! @ 180cc7c <__bss_end__@@Base+0x110f5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #352]! @ 180ccac <__bss_end__@@Base+0x110f5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #384]! @ 180ccdc <__bss_end__@@Base+0x110f62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #416]! @ 180cd0c <__bss_end__@@Base+0x110f65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #448]! @ 180cd3c <__bss_end__@@Base+0x110f68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #480]! @ 180cd6c <__bss_end__@@Base+0x110f6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180cb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #512]! @ 180cd9c <__bss_end__@@Base+0x110f6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #10 │ │ │ │ │ + ldccc 14, cr3, [pc, #544]! @ 180cdcc <__bss_end__@@Base+0x110f71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180cbb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #576]! @ 180cdfc <__bss_end__@@Base+0x110f74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #608]! @ 180ce2c <__bss_end__@@Base+0x110f77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr3, [pc, #640]! @ 180ce5c <__bss_end__@@Base+0x110f7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr3, [pc, #672]! @ 180ce8c <__bss_end__@@Base+0x110f7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #704]! @ 180cebc <__bss_end__@@Base+0x110f80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r5 │ │ │ │ │ + ldccc 14, cr3, [pc, #736]! @ 180ceec <__bss_end__@@Base+0x110f83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr3, [pc, #768]! @ 180cf1c <__bss_end__@@Base+0x110f86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr3, [pc, #800]! @ 180cf4c <__bss_end__@@Base+0x110f89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr3, [pc, #832]! @ 180cf7c <__bss_end__@@Base+0x110f8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr3, [pc, #864]! @ 180cfac <__bss_end__@@Base+0x110f8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #11 │ │ │ │ │ + ldccc 14, cr3, [pc, #896]! @ 180cfdc <__bss_end__@@Base+0x110f92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #11 │ │ │ │ │ + ldccc 14, cr3, [pc, #928]! @ 180d00c <__bss_end__@@Base+0x110f95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr3, [pc, #960]! @ 180d03c <__bss_end__@@Base+0x110f98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr3, [pc, #992]! @ 180d06c <__bss_end__@@Base+0x110f9bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180cc98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #11 │ │ │ │ │ + ldccc 15, cr3, [pc] @ 180cc9c <__bss_end__@@Base+0x110f5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #11 │ │ │ │ │ + ldccc 15, cr3, [pc, #32]! @ 180cccc <__bss_end__@@Base+0x110f61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ccb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr3, [pc, #64]! @ 180ccfc <__bss_end__@@Base+0x110f64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr3, [pc, #96]! @ 180cd2c <__bss_end__@@Base+0x110f67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #128]! @ 180cd5c <__bss_end__@@Base+0x110f6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #160]! @ 180cd8c <__bss_end__@@Base+0x110f6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #192]! @ 180cdbc <__bss_end__@@Base+0x110f70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #224]! @ 180cdec <__bss_end__@@Base+0x110f73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #256]! @ 180ce1c <__bss_end__@@Base+0x110f76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #288]! @ 180ce4c <__bss_end__@@Base+0x110f79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #320]! @ 180ce7c <__bss_end__@@Base+0x110f7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #352]! @ 180ceac <__bss_end__@@Base+0x110f7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #384]! @ 180cedc <__bss_end__@@Base+0x110f82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #416]! @ 180cf0c <__bss_end__@@Base+0x110f85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #448]! @ 180cf3c <__bss_end__@@Base+0x110f88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #480]! @ 180cf6c <__bss_end__@@Base+0x110f8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180cd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #512]! @ 180cf9c <__bss_end__@@Base+0x110f8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #12 │ │ │ │ │ + ldccc 15, cr3, [pc, #544]! @ 180cfcc <__bss_end__@@Base+0x110f91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180cdb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #576]! @ 180cffc <__bss_end__@@Base+0x110f94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #608]! @ 180d02c <__bss_end__@@Base+0x110f97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr3, [pc, #640]! @ 180d05c <__bss_end__@@Base+0x110f9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr3, [pc, #672]! @ 180d08c <__bss_end__@@Base+0x110f9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #704]! @ 180d0bc <__bss_end__@@Base+0x110fa0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r6 │ │ │ │ │ + ldccc 15, cr3, [pc, #736]! @ 180d0ec <__bss_end__@@Base+0x110fa3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr3, [pc, #768]! @ 180d11c <__bss_end__@@Base+0x110fa6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr3, [pc, #800]! @ 180d14c <__bss_end__@@Base+0x110fa9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr3, [pc, #832]! @ 180d17c <__bss_end__@@Base+0x110facc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr3, [pc, #864]! @ 180d1ac <__bss_end__@@Base+0x110fafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #13 │ │ │ │ │ + ldccc 15, cr3, [pc, #896]! @ 180d1dc <__bss_end__@@Base+0x110fb2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #13 │ │ │ │ │ + ldccc 15, cr3, [pc, #928]! @ 180d20c <__bss_end__@@Base+0x110fb5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr3, [pc, #960]! @ 180d23c <__bss_end__@@Base+0x110fb8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr3, [pc, #992]! @ 180d26c <__bss_end__@@Base+0x110fbbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq ip, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #13 │ │ │ │ │ + ldccc 0, cr4, [pc] @ 180ce9c <__bss_end__@@Base+0x110f7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #13 │ │ │ │ │ + ldccc 0, cr4, [pc, #32]! @ 180cecc <__bss_end__@@Base+0x110f81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ceb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr4, [pc, #64]! @ 180cefc <__bss_end__@@Base+0x110f84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr4, [pc, #96]! @ 180cf2c <__bss_end__@@Base+0x110f87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #128]! @ 180cf5c <__bss_end__@@Base+0x110f8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #160]! @ 180cf8c <__bss_end__@@Base+0x110f8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #192]! @ 180cfbc <__bss_end__@@Base+0x110f90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #224]! @ 180cfec <__bss_end__@@Base+0x110f93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #256]! @ 180d01c <__bss_end__@@Base+0x110f96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #288]! @ 180d04c <__bss_end__@@Base+0x110f99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #320]! @ 180d07c <__bss_end__@@Base+0x110f9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #352]! @ 180d0ac <__bss_end__@@Base+0x110f9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #384]! @ 180d0dc <__bss_end__@@Base+0x110fa2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #416]! @ 180d10c <__bss_end__@@Base+0x110fa5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #448]! @ 180d13c <__bss_end__@@Base+0x110fa8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #480]! @ 180d16c <__bss_end__@@Base+0x110fabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq ip, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #512]! @ 180d19c <__bss_end__@@Base+0x110faec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #14 │ │ │ │ │ + ldccc 0, cr4, [pc, #544]! @ 180d1cc <__bss_end__@@Base+0x110fb1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180cfb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #576]! @ 180d1fc <__bss_end__@@Base+0x110fb4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #608]! @ 180d22c <__bss_end__@@Base+0x110fb7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr4, [pc, #640]! @ 180d25c <__bss_end__@@Base+0x110fbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr4, [pc, #672]! @ 180d28c <__bss_end__@@Base+0x110fbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #704]! @ 180d2bc <__bss_end__@@Base+0x110fc0c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq lr, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r7 │ │ │ │ │ + ldccc 0, cr4, [pc, #736]! @ 180d2fc <__bss_end__@@Base+0x110fc4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr4, [pc, #768]! @ 180d32c <__bss_end__@@Base+0x110fc7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr4, [pc, #800]! @ 180d35c <__bss_end__@@Base+0x110fcac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr4, [pc, #832]! @ 180d38c <__bss_end__@@Base+0x110fcdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr4, [pc, #864]! @ 180d3bc <__bss_end__@@Base+0x110fd0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #15 │ │ │ │ │ + ldccc 0, cr4, [pc, #896]! @ 180d3ec <__bss_end__@@Base+0x110fd3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #15 │ │ │ │ │ + ldccc 0, cr4, [pc, #928]! @ 180d41c <__bss_end__@@Base+0x110fd6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr4, [pc, #960]! @ 180d44c <__bss_end__@@Base+0x110fd9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr4, [pc, #992]! @ 180d47c <__bss_end__@@Base+0x110fdcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #15 │ │ │ │ │ + ldccc 1, cr4, [pc] @ 180d0ac <__bss_end__@@Base+0x110f9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #15 │ │ │ │ │ + ldccc 1, cr4, [pc, #32]! @ 180d0dc <__bss_end__@@Base+0x110fa2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr4, [pc, #64]! @ 180d10c <__bss_end__@@Base+0x110fa5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr4, [pc, #96]! @ 180d13c <__bss_end__@@Base+0x110fa8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #128]! @ 180d16c <__bss_end__@@Base+0x110fabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #160]! @ 180d19c <__bss_end__@@Base+0x110faec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #192]! @ 180d1cc <__bss_end__@@Base+0x110fb1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #224]! @ 180d1fc <__bss_end__@@Base+0x110fb4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #256]! @ 180d22c <__bss_end__@@Base+0x110fb7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #288]! @ 180d25c <__bss_end__@@Base+0x110fbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #320]! @ 180d28c <__bss_end__@@Base+0x110fbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #352]! @ 180d2bc <__bss_end__@@Base+0x110fc0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #384]! @ 180d2ec <__bss_end__@@Base+0x110fc3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #416]! @ 180d31c <__bss_end__@@Base+0x110fc6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #448]! @ 180d34c <__bss_end__@@Base+0x110fc9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #480]! @ 180d37c <__bss_end__@@Base+0x110fccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #512]! @ 180d3ac <__bss_end__@@Base+0x110fcfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #16 │ │ │ │ │ + ldccc 1, cr4, [pc, #544]! @ 180d3dc <__bss_end__@@Base+0x110fd2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #576]! @ 180d40c <__bss_end__@@Base+0x110fd5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #608]! @ 180d43c <__bss_end__@@Base+0x110fd8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr4, [pc, #640]! @ 180d46c <__bss_end__@@Base+0x110fdbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr4, [pc, #672]! @ 180d49c <__bss_end__@@Base+0x110fdec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #704]! @ 180d4cc <__bss_end__@@Base+0x110fe1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r8 │ │ │ │ │ + ldccc 1, cr4, [pc, #736]! @ 180d4fc <__bss_end__@@Base+0x110fe4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr4, [pc, #768]! @ 180d52c <__bss_end__@@Base+0x110fe7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr4, [pc, #800]! @ 180d55c <__bss_end__@@Base+0x110feac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr4, [pc, #832]! @ 180d58c <__bss_end__@@Base+0x110fedc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr4, [pc, #864]! @ 180d5bc <__bss_end__@@Base+0x110ff0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #17 │ │ │ │ │ + ldccc 1, cr4, [pc, #896]! @ 180d5ec <__bss_end__@@Base+0x110ff3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #17 │ │ │ │ │ + ldccc 1, cr4, [pc, #928]! @ 180d61c <__bss_end__@@Base+0x110ff6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr4, [pc, #960]! @ 180d64c <__bss_end__@@Base+0x110ff9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr4, [pc, #992]! @ 180d67c <__bss_end__@@Base+0x110ffcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #17 │ │ │ │ │ + ldccc 2, cr4, [pc] @ 180d2ac <__bss_end__@@Base+0x110fbfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #17 │ │ │ │ │ + ldccc 2, cr4, [pc, #32]! @ 180d2dc <__bss_end__@@Base+0x110fc2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr4, [pc, #64]! @ 180d30c <__bss_end__@@Base+0x110fc5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr4, [pc, #96]! @ 180d33c <__bss_end__@@Base+0x110fc8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #128]! @ 180d36c <__bss_end__@@Base+0x110fcbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #160]! @ 180d39c <__bss_end__@@Base+0x110fcec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #192]! @ 180d3cc <__bss_end__@@Base+0x110fd1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #224]! @ 180d3fc <__bss_end__@@Base+0x110fd4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #256]! @ 180d42c <__bss_end__@@Base+0x110fd7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #288]! @ 180d45c <__bss_end__@@Base+0x110fdac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #320]! @ 180d48c <__bss_end__@@Base+0x110fddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #352]! @ 180d4bc <__bss_end__@@Base+0x110fe0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #384]! @ 180d4ec <__bss_end__@@Base+0x110fe3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #416]! @ 180d51c <__bss_end__@@Base+0x110fe6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #448]! @ 180d54c <__bss_end__@@Base+0x110fe9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #480]! @ 180d57c <__bss_end__@@Base+0x110fecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #512]! @ 180d5ac <__bss_end__@@Base+0x110fefc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #18 │ │ │ │ │ + ldccc 2, cr4, [pc, #544]! @ 180d5dc <__bss_end__@@Base+0x110ff2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #576]! @ 180d60c <__bss_end__@@Base+0x110ff5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #608]! @ 180d63c <__bss_end__@@Base+0x110ff8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr4, [pc, #640]! @ 180d66c <__bss_end__@@Base+0x110ffbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr4, [pc, #672]! @ 180d69c <__bss_end__@@Base+0x110ffec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #704]! @ 180d6cc <__bss_end__@@Base+0x111001c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, r9 │ │ │ │ │ + ldccc 2, cr4, [pc, #736]! @ 180d6fc <__bss_end__@@Base+0x111004c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr4, [pc, #768]! @ 180d72c <__bss_end__@@Base+0x111007c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr4, [pc, #800]! @ 180d75c <__bss_end__@@Base+0x11100ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr4, [pc, #832]! @ 180d78c <__bss_end__@@Base+0x11100dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr4, [pc, #864]! @ 180d7bc <__bss_end__@@Base+0x111010c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #19 │ │ │ │ │ + ldccc 2, cr4, [pc, #896]! @ 180d7ec <__bss_end__@@Base+0x111013c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #19 │ │ │ │ │ + ldccc 2, cr4, [pc, #928]! @ 180d81c <__bss_end__@@Base+0x111016c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr4, [pc, #960]! @ 180d84c <__bss_end__@@Base+0x111019c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr4, [pc, #992]! @ 180d87c <__bss_end__@@Base+0x11101cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #19 │ │ │ │ │ + ldccc 3, cr4, [pc] @ 180d4ac <__bss_end__@@Base+0x110fdfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #19 │ │ │ │ │ + ldccc 3, cr4, [pc, #32]! @ 180d4dc <__bss_end__@@Base+0x110fe2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr4, [pc, #64]! @ 180d50c <__bss_end__@@Base+0x110fe5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr4, [pc, #96]! @ 180d53c <__bss_end__@@Base+0x110fe8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #128]! @ 180d56c <__bss_end__@@Base+0x110febc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #160]! @ 180d59c <__bss_end__@@Base+0x110feec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl sl │ │ │ │ │ + ldccc 3, cr4, [pc, #192]! @ 180d5cc <__bss_end__@@Base+0x110ff1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl sl │ │ │ │ │ + ldccc 3, cr4, [pc, #224]! @ 180d5fc <__bss_end__@@Base+0x110ff4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #256]! @ 180d62c <__bss_end__@@Base+0x110ff7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #288]! @ 180d65c <__bss_end__@@Base+0x110ffac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr sl │ │ │ │ │ + ldccc 3, cr4, [pc, #320]! @ 180d68c <__bss_end__@@Base+0x110ffdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr sl │ │ │ │ │ + ldccc 3, cr4, [pc, #352]! @ 180d6bc <__bss_end__@@Base+0x111000c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #384]! @ 180d6ec <__bss_end__@@Base+0x111003c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #416]! @ 180d71c <__bss_end__@@Base+0x111006c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr sl │ │ │ │ │ + ldccc 3, cr4, [pc, #448]! @ 180d74c <__bss_end__@@Base+0x111009c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr sl │ │ │ │ │ + ldccc 3, cr4, [pc, #480]! @ 180d77c <__bss_end__@@Base+0x11100cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #512]! @ 180d7ac <__bss_end__@@Base+0x11100fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #20 │ │ │ │ │ + ldccc 3, cr4, [pc, #544]! @ 180d7dc <__bss_end__@@Base+0x111012c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror sl │ │ │ │ │ + ldccc 3, cr4, [pc, #576]! @ 180d80c <__bss_end__@@Base+0x111015c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror sl │ │ │ │ │ + ldccc 3, cr4, [pc, #608]! @ 180d83c <__bss_end__@@Base+0x111018c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr4, [pc, #640]! @ 180d86c <__bss_end__@@Base+0x11101bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr4, [pc, #672]! @ 180d89c <__bss_end__@@Base+0x11101ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, sl │ │ │ │ │ + ldccc 3, cr4, [pc, #704]! @ 180d8cc <__bss_end__@@Base+0x111021c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, sl │ │ │ │ │ + ldccc 3, cr4, [pc, #736]! @ 180d8fc <__bss_end__@@Base+0x111024c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr4, [pc, #768]! @ 180d92c <__bss_end__@@Base+0x111027c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr4, [pc, #800]! @ 180d95c <__bss_end__@@Base+0x11102ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr4, [pc, #832]! @ 180d98c <__bss_end__@@Base+0x11102dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr4, [pc, #864]! @ 180d9bc <__bss_end__@@Base+0x111030c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #21 │ │ │ │ │ + ldccc 3, cr4, [pc, #896]! @ 180d9ec <__bss_end__@@Base+0x111033c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #21 │ │ │ │ │ + ldccc 3, cr4, [pc, #928]! @ 180da1c <__bss_end__@@Base+0x111036c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr4, [pc, #960]! @ 180da4c <__bss_end__@@Base+0x111039c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr4, [pc, #992]! @ 180da7c <__bss_end__@@Base+0x11103cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #21 │ │ │ │ │ + ldccc 4, cr4, [pc] @ 180d6ac <__bss_end__@@Base+0x110fffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #21 │ │ │ │ │ + ldccc 4, cr4, [pc, #32]! @ 180d6dc <__bss_end__@@Base+0x111002c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr4, [pc, #64]! @ 180d70c <__bss_end__@@Base+0x111005c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr4, [pc, #96]! @ 180d73c <__bss_end__@@Base+0x111008c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #128]! @ 180d76c <__bss_end__@@Base+0x11100bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #160]! @ 180d79c <__bss_end__@@Base+0x11100ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl fp │ │ │ │ │ + ldccc 4, cr4, [pc, #192]! @ 180d7cc <__bss_end__@@Base+0x111011c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl fp │ │ │ │ │ + ldccc 4, cr4, [pc, #224]! @ 180d7fc <__bss_end__@@Base+0x111014c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #256]! @ 180d82c <__bss_end__@@Base+0x111017c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #288]! @ 180d85c <__bss_end__@@Base+0x11101ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr fp │ │ │ │ │ + ldccc 4, cr4, [pc, #320]! @ 180d88c <__bss_end__@@Base+0x11101dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr fp │ │ │ │ │ + ldccc 4, cr4, [pc, #352]! @ 180d8bc <__bss_end__@@Base+0x111020c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #384]! @ 180d8ec <__bss_end__@@Base+0x111023c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #416]! @ 180d91c <__bss_end__@@Base+0x111026c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr fp │ │ │ │ │ + ldccc 4, cr4, [pc, #448]! @ 180d94c <__bss_end__@@Base+0x111029c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr fp │ │ │ │ │ + ldccc 4, cr4, [pc, #480]! @ 180d97c <__bss_end__@@Base+0x11102cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #512]! @ 180d9ac <__bss_end__@@Base+0x11102fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #22 │ │ │ │ │ + ldccc 4, cr4, [pc, #544]! @ 180d9dc <__bss_end__@@Base+0x111032c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror fp │ │ │ │ │ + ldccc 4, cr4, [pc, #576]! @ 180da0c <__bss_end__@@Base+0x111035c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror fp │ │ │ │ │ + ldccc 4, cr4, [pc, #608]! @ 180da3c <__bss_end__@@Base+0x111038c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr4, [pc, #640]! @ 180da6c <__bss_end__@@Base+0x11103bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr4, [pc, #672]! @ 180da9c <__bss_end__@@Base+0x11103ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, fp │ │ │ │ │ + ldccc 4, cr4, [pc, #704]! @ 180dacc <__bss_end__@@Base+0x111041c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, fp │ │ │ │ │ + ldccc 4, cr4, [pc, #736]! @ 180dafc <__bss_end__@@Base+0x111044c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr4, [pc, #768]! @ 180db2c <__bss_end__@@Base+0x111047c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr4, [pc, #800]! @ 180db5c <__bss_end__@@Base+0x11104ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr4, [pc, #832]! @ 180db8c <__bss_end__@@Base+0x11104dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr4, [pc, #864]! @ 180dbbc <__bss_end__@@Base+0x111050c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #23 │ │ │ │ │ + ldccc 4, cr4, [pc, #896]! @ 180dbec <__bss_end__@@Base+0x111053c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #23 │ │ │ │ │ + ldccc 4, cr4, [pc, #928]! @ 180dc1c <__bss_end__@@Base+0x111056c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr4, [pc, #960]! @ 180dc4c <__bss_end__@@Base+0x111059c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr4, [pc, #992]! @ 180dc7c <__bss_end__@@Base+0x11105cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #23 │ │ │ │ │ + ldccc 5, cr4, [pc] @ 180d8ac <__bss_end__@@Base+0x11101fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #23 │ │ │ │ │ + ldccc 5, cr4, [pc, #32]! @ 180d8dc <__bss_end__@@Base+0x111022c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr4, [pc, #64]! @ 180d90c <__bss_end__@@Base+0x111025c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr4, [pc, #96]! @ 180d93c <__bss_end__@@Base+0x111028c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #128]! @ 180d96c <__bss_end__@@Base+0x11102bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #160]! @ 180d99c <__bss_end__@@Base+0x11102ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl ip │ │ │ │ │ + ldccc 5, cr4, [pc, #192]! @ 180d9cc <__bss_end__@@Base+0x111031c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl ip │ │ │ │ │ + ldccc 5, cr4, [pc, #224]! @ 180d9fc <__bss_end__@@Base+0x111034c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #256]! @ 180da2c <__bss_end__@@Base+0x111037c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #288]! @ 180da5c <__bss_end__@@Base+0x11103ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr ip │ │ │ │ │ + ldccc 5, cr4, [pc, #320]! @ 180da8c <__bss_end__@@Base+0x11103dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr ip │ │ │ │ │ + ldccc 5, cr4, [pc, #352]! @ 180dabc <__bss_end__@@Base+0x111040c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #384]! @ 180daec <__bss_end__@@Base+0x111043c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #416]! @ 180db1c <__bss_end__@@Base+0x111046c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr ip │ │ │ │ │ + ldccc 5, cr4, [pc, #448]! @ 180db4c <__bss_end__@@Base+0x111049c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr ip │ │ │ │ │ + ldccc 5, cr4, [pc, #480]! @ 180db7c <__bss_end__@@Base+0x11104cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #512]! @ 180dbac <__bss_end__@@Base+0x11104fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180d9b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #24 │ │ │ │ │ + ldccc 5, cr4, [pc, #544]! @ 180dbdc <__bss_end__@@Base+0x111052c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror ip │ │ │ │ │ + ldccc 5, cr4, [pc, #576]! @ 180dc0c <__bss_end__@@Base+0x111055c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror ip │ │ │ │ │ + ldccc 5, cr4, [pc, #608]! @ 180dc3c <__bss_end__@@Base+0x111058c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr4, [pc, #640]! @ 180dc6c <__bss_end__@@Base+0x11105bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr4, [pc, #672]! @ 180dc9c <__bss_end__@@Base+0x11105ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, ip │ │ │ │ │ + ldccc 5, cr4, [pc, #704]! @ 180dccc <__bss_end__@@Base+0x111061c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, ip │ │ │ │ │ + ldccc 5, cr4, [pc, #736]! @ 180dcfc <__bss_end__@@Base+0x111064c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr4, [pc, #768]! @ 180dd2c <__bss_end__@@Base+0x111067c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr4, [pc, #800]! @ 180dd5c <__bss_end__@@Base+0x11106ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr4, [pc, #832]! @ 180dd8c <__bss_end__@@Base+0x11106dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr4, [pc, #864]! @ 180ddbc <__bss_end__@@Base+0x111070c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #25 │ │ │ │ │ + ldccc 5, cr4, [pc, #896]! @ 180ddec <__bss_end__@@Base+0x111073c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #25 │ │ │ │ │ + ldccc 5, cr4, [pc, #928]! @ 180de1c <__bss_end__@@Base+0x111076c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr4, [pc, #960]! @ 180de4c <__bss_end__@@Base+0x111079c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180da98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr4, [pc, #992]! @ 180de7c <__bss_end__@@Base+0x11107cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #25 │ │ │ │ │ + ldccc 6, cr4, [pc] @ 180daac <__bss_end__@@Base+0x11103fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180dab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #25 │ │ │ │ │ + ldccc 6, cr4, [pc, #32]! @ 180dadc <__bss_end__@@Base+0x111042c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr4, [pc, #64]! @ 180db0c <__bss_end__@@Base+0x111045c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr4, [pc, #96]! @ 180db3c <__bss_end__@@Base+0x111048c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #128]! @ 180db6c <__bss_end__@@Base+0x11104bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #160]! @ 180db9c <__bss_end__@@Base+0x11104ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl sp │ │ │ │ │ + ldccc 6, cr4, [pc, #192]! @ 180dbcc <__bss_end__@@Base+0x111051c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl sp │ │ │ │ │ + ldccc 6, cr4, [pc, #224]! @ 180dbfc <__bss_end__@@Base+0x111054c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #256]! @ 180dc2c <__bss_end__@@Base+0x111057c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #288]! @ 180dc5c <__bss_end__@@Base+0x11105ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr sp │ │ │ │ │ + ldccc 6, cr4, [pc, #320]! @ 180dc8c <__bss_end__@@Base+0x11105dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr sp │ │ │ │ │ + ldccc 6, cr4, [pc, #352]! @ 180dcbc <__bss_end__@@Base+0x111060c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #384]! @ 180dcec <__bss_end__@@Base+0x111063c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #416]! @ 180dd1c <__bss_end__@@Base+0x111066c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr sp │ │ │ │ │ + ldccc 6, cr4, [pc, #448]! @ 180dd4c <__bss_end__@@Base+0x111069c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180db98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr sp │ │ │ │ │ + ldccc 6, cr4, [pc, #480]! @ 180dd7c <__bss_end__@@Base+0x11106cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #512]! @ 180ddac <__bss_end__@@Base+0x11106fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180dbb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #26 │ │ │ │ │ + ldccc 6, cr4, [pc, #544]! @ 180dddc <__bss_end__@@Base+0x111072c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror sp │ │ │ │ │ + ldccc 6, cr4, [pc, #576]! @ 180de0c <__bss_end__@@Base+0x111075c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror sp │ │ │ │ │ + ldccc 6, cr4, [pc, #608]! @ 180de3c <__bss_end__@@Base+0x111078c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr4, [pc, #640]! @ 180de6c <__bss_end__@@Base+0x11107bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr4, [pc, #672]! @ 180de9c <__bss_end__@@Base+0x11107ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, sp │ │ │ │ │ + ldccc 6, cr4, [pc, #704]! @ 180decc <__bss_end__@@Base+0x111081c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, sp │ │ │ │ │ + ldccc 6, cr4, [pc, #736]! @ 180defc <__bss_end__@@Base+0x111084c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr4, [pc, #768]! @ 180df2c <__bss_end__@@Base+0x111087c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr4, [pc, #800]! @ 180df5c <__bss_end__@@Base+0x11108ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr4, [pc, #832]! @ 180df8c <__bss_end__@@Base+0x11108dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr4, [pc, #864]! @ 180dfbc <__bss_end__@@Base+0x111090c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #27 │ │ │ │ │ + ldccc 6, cr4, [pc, #896]! @ 180dfec <__bss_end__@@Base+0x111093c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #27 │ │ │ │ │ + ldccc 6, cr4, [pc, #928]! @ 180e01c <__bss_end__@@Base+0x111096c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr4, [pc, #960]! @ 180e04c <__bss_end__@@Base+0x111099c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180dc98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr4, [pc, #992]! @ 180e07c <__bss_end__@@Base+0x11109cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #27 │ │ │ │ │ + ldccc 7, cr4, [pc] @ 180dcac <__bss_end__@@Base+0x11105fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180dcb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #27 │ │ │ │ │ + ldccc 7, cr4, [pc, #32]! @ 180dcdc <__bss_end__@@Base+0x111062c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr4, [pc, #64]! @ 180dd0c <__bss_end__@@Base+0x111065c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr4, [pc, #96]! @ 180dd3c <__bss_end__@@Base+0x111068c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #128]! @ 180dd6c <__bss_end__@@Base+0x11106bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #160]! @ 180dd9c <__bss_end__@@Base+0x11106ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl lr │ │ │ │ │ + ldccc 7, cr4, [pc, #192]! @ 180ddcc <__bss_end__@@Base+0x111071c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl lr │ │ │ │ │ + ldccc 7, cr4, [pc, #224]! @ 180ddfc <__bss_end__@@Base+0x111074c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #256]! @ 180de2c <__bss_end__@@Base+0x111077c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #288]! @ 180de5c <__bss_end__@@Base+0x11107ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr lr │ │ │ │ │ + ldccc 7, cr4, [pc, #320]! @ 180de8c <__bss_end__@@Base+0x11107dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr lr │ │ │ │ │ + ldccc 7, cr4, [pc, #352]! @ 180debc <__bss_end__@@Base+0x111080c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #384]! @ 180deec <__bss_end__@@Base+0x111083c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #416]! @ 180df1c <__bss_end__@@Base+0x111086c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr lr │ │ │ │ │ + ldccc 7, cr4, [pc, #448]! @ 180df4c <__bss_end__@@Base+0x111089c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180dd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr lr │ │ │ │ │ + ldccc 7, cr4, [pc, #480]! @ 180df7c <__bss_end__@@Base+0x11108cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #512]! @ 180dfac <__bss_end__@@Base+0x11108fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ddb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #28 │ │ │ │ │ + ldccc 7, cr4, [pc, #544]! @ 180dfdc <__bss_end__@@Base+0x111092c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror lr │ │ │ │ │ + ldccc 7, cr4, [pc, #576]! @ 180e00c <__bss_end__@@Base+0x111095c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror lr │ │ │ │ │ + ldccc 7, cr4, [pc, #608]! @ 180e03c <__bss_end__@@Base+0x111098c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr4, [pc, #640]! @ 180e06c <__bss_end__@@Base+0x11109bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr4, [pc, #672]! @ 180e09c <__bss_end__@@Base+0x11109ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, lr │ │ │ │ │ + ldccc 7, cr4, [pc, #704]! @ 180e0cc <__bss_end__@@Base+0x1110a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, lr │ │ │ │ │ + ldccc 7, cr4, [pc, #736]! @ 180e0fc <__bss_end__@@Base+0x1110a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr4, [pc, #768]! @ 180e12c <__bss_end__@@Base+0x1110a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr4, [pc, #800]! @ 180e15c <__bss_end__@@Base+0x1110aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr4, [pc, #832]! @ 180e18c <__bss_end__@@Base+0x1110adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr4, [pc, #864]! @ 180e1bc <__bss_end__@@Base+0x1110b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #29 │ │ │ │ │ + ldccc 7, cr4, [pc, #896]! @ 180e1ec <__bss_end__@@Base+0x1110b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #29 │ │ │ │ │ + ldccc 7, cr4, [pc, #928]! @ 180e21c <__bss_end__@@Base+0x1110b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr4, [pc, #960]! @ 180e24c <__bss_end__@@Base+0x1110b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq sp, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr4, [pc, #992]! @ 180e27c <__bss_end__@@Base+0x1110bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #29 │ │ │ │ │ + ldccc 8, cr4, [pc] @ 180deac <__bss_end__@@Base+0x11107fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180deb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #29 │ │ │ │ │ + ldccc 8, cr4, [pc, #32]! @ 180dedc <__bss_end__@@Base+0x111082c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr4, [pc, #64]! @ 180df0c <__bss_end__@@Base+0x111085c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr4, [pc, #96]! @ 180df3c <__bss_end__@@Base+0x111088c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #128]! @ 180df6c <__bss_end__@@Base+0x11108bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #160]! @ 180df9c <__bss_end__@@Base+0x11108ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl pc │ │ │ │ │ + ldccc 8, cr4, [pc, #192]! @ 180dfcc <__bss_end__@@Base+0x111091c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl pc │ │ │ │ │ + ldccc 8, cr4, [pc, #224]! @ 180dffc <__bss_end__@@Base+0x111094c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #256]! @ 180e02c <__bss_end__@@Base+0x111097c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #288]! @ 180e05c <__bss_end__@@Base+0x11109ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr pc │ │ │ │ │ + ldccc 8, cr4, [pc, #320]! @ 180e08c <__bss_end__@@Base+0x11109dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr pc │ │ │ │ │ + ldccc 8, cr4, [pc, #352]! @ 180e0bc <__bss_end__@@Base+0x1110a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #384]! @ 180e0ec <__bss_end__@@Base+0x1110a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #416]! @ 180e11c <__bss_end__@@Base+0x1110a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr pc │ │ │ │ │ + ldccc 8, cr4, [pc, #448]! @ 180e14c <__bss_end__@@Base+0x1110a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq sp, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr pc │ │ │ │ │ + ldccc 8, cr4, [pc, #480]! @ 180e17c <__bss_end__@@Base+0x1110acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #512]! @ 180e1ac <__bss_end__@@Base+0x1110afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180dfb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #30 │ │ │ │ │ + ldccc 8, cr4, [pc, #544]! @ 180e1dc <__bss_end__@@Base+0x1110b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror pc │ │ │ │ │ + ldccc 8, cr4, [pc, #576]! @ 180e20c <__bss_end__@@Base+0x1110b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror pc │ │ │ │ │ + ldccc 8, cr4, [pc, #608]! @ 180e23c <__bss_end__@@Base+0x1110b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sp, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr4, [pc, #640]! @ 180e26c <__bss_end__@@Base+0x1110bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr4, [pc, #672]! @ 180e29c <__bss_end__@@Base+0x1110bec> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq pc, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r0, pc @ │ │ │ │ │ + ldccc 8, cr4, [pc, #704]! @ 180e2dc <__bss_end__@@Base+0x1110c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi sp, r9, r8, pc @ │ │ │ │ │ + ldccc 8, cr4, [pc, #736]! @ 180e30c <__bss_end__@@Base+0x1110c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr4, [pc, #768]! @ 180e33c <__bss_end__@@Base+0x1110c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr4, [pc, #800]! @ 180e36c <__bss_end__@@Base+0x1110cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr4, [pc, #832]! @ 180e39c <__bss_end__@@Base+0x1110cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi sp, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr4, [pc, #864]! @ 180e3cc <__bss_end__@@Base+0x1110d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr4, [pc, #896]! @ 180e3fc <__bss_end__@@Base+0x1110d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr4, [pc, #928]! @ 180e42c <__bss_end__@@Base+0x1110d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr4, [pc, #960]! @ 180e45c <__bss_end__@@Base+0x1110dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi sp, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr4, [pc, #992]! @ 180e48c <__bss_end__@@Base+0x1110ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf4900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi sp, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf4908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbf4910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi sp, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbf4918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbf4920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbf4928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf4930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf4938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf4940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf4948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf4950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf4958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf4960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf4968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf4970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf4978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbf4980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbf4988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf4990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf4998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf49a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf49a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbf49b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbf49b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf49c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf49c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf49d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf49d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf49e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf49e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf49f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf49f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf4a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf4a08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf4a10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #8 │ │ │ │ │ + @ instruction: 0x3dbf4a18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf4a20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf4a28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf4a30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf4a38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf4a40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf4a48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf4a50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf4a58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf4a60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf4a68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf4a70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf4a78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf4a80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf4a88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf4a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf4a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf4aa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf4aa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbf4ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbf4ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf4ac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf4ac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf4acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf4ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf4adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf4ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf4aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf4af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf4afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf4b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf4b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf4b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf4b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf4b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf4b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf4b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf4b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf4b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf4b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf4b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf4b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf4b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf4b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf4b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf4b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf4b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf4b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf4b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf4b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf4ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf4bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbf4bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbf4bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf4bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf4bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf4bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf4bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf4be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf4bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf4bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf4bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr4, [pc, #16]! @ 180e6dc <__bss_end__@@Base+0x111102c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr4, [pc, #48]! @ 180e70c <__bss_end__@@Base+0x111105c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr4, [pc, #80]! @ 180e73c <__bss_end__@@Base+0x111108c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr4, [pc, #112]! @ 180e76c <__bss_end__@@Base+0x11110bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #144]! @ 180e79c <__bss_end__@@Base+0x11110ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #176]! @ 180e7cc <__bss_end__@@Base+0x111111c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #208]! @ 180e7fc <__bss_end__@@Base+0x111114c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #240]! @ 180e82c <__bss_end__@@Base+0x111117c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #272]! @ 180e85c <__bss_end__@@Base+0x11111ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #304]! @ 180e88c <__bss_end__@@Base+0x11111dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #336]! @ 180e8bc <__bss_end__@@Base+0x111120c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #368]! @ 180e8ec <__bss_end__@@Base+0x111123c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #400]! @ 180e91c <__bss_end__@@Base+0x111126c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #432]! @ 180e94c <__bss_end__@@Base+0x111129c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #464]! @ 180e97c <__bss_end__@@Base+0x11112cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #496]! @ 180e9ac <__bss_end__@@Base+0x11112fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #528]! @ 180e9dc <__bss_end__@@Base+0x111132c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr4, [pc, #560]! @ 180ea0c <__bss_end__@@Base+0x111135c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #592]! @ 180ea3c <__bss_end__@@Base+0x111138c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #624]! @ 180ea6c <__bss_end__@@Base+0x11113bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr4, [pc, #656]! @ 180ea9c <__bss_end__@@Base+0x11113ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr4, [pc, #688]! @ 180eacc <__bss_end__@@Base+0x111141c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #720]! @ 180eafc <__bss_end__@@Base+0x111144c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r3 │ │ │ │ │ + ldccc 12, cr4, [pc, #752]! @ 180eb2c <__bss_end__@@Base+0x111147c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr4, [pc, #784]! @ 180eb5c <__bss_end__@@Base+0x11114ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr4, [pc, #816]! @ 180eb8c <__bss_end__@@Base+0x11114dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr4, [pc, #848]! @ 180ebbc <__bss_end__@@Base+0x111150c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr4, [pc, #880]! @ 180ebec <__bss_end__@@Base+0x111153c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr4, [pc, #912]! @ 180ec1c <__bss_end__@@Base+0x111156c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr4, [pc, #944]! @ 180ec4c <__bss_end__@@Base+0x111159c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr4, [pc, #976]! @ 180ec7c <__bss_end__@@Base+0x11115cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr4, [pc, #1008]! @ 180ecac <__bss_end__@@Base+0x11115fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr4, [pc, #16]! @ 180e8dc <__bss_end__@@Base+0x111122c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr4, [pc, #48]! @ 180e90c <__bss_end__@@Base+0x111125c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr4, [pc, #80]! @ 180e93c <__bss_end__@@Base+0x111128c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr4, [pc, #112]! @ 180e96c <__bss_end__@@Base+0x11112bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #144]! @ 180e99c <__bss_end__@@Base+0x11112ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #176]! @ 180e9cc <__bss_end__@@Base+0x111131c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #208]! @ 180e9fc <__bss_end__@@Base+0x111134c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #240]! @ 180ea2c <__bss_end__@@Base+0x111137c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #272]! @ 180ea5c <__bss_end__@@Base+0x11113ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #304]! @ 180ea8c <__bss_end__@@Base+0x11113dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #336]! @ 180eabc <__bss_end__@@Base+0x111140c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #368]! @ 180eaec <__bss_end__@@Base+0x111143c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #400]! @ 180eb1c <__bss_end__@@Base+0x111146c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #432]! @ 180eb4c <__bss_end__@@Base+0x111149c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #464]! @ 180eb7c <__bss_end__@@Base+0x11114cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180e9b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #496]! @ 180ebac <__bss_end__@@Base+0x11114fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #528]! @ 180ebdc <__bss_end__@@Base+0x111152c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr4, [pc, #560]! @ 180ec0c <__bss_end__@@Base+0x111155c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #592]! @ 180ec3c <__bss_end__@@Base+0x111158c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #624]! @ 180ec6c <__bss_end__@@Base+0x11115bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr4, [pc, #656]! @ 180ec9c <__bss_end__@@Base+0x11115ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr4, [pc, #688]! @ 180eccc <__bss_end__@@Base+0x111161c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #720]! @ 180ecfc <__bss_end__@@Base+0x111164c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r4 │ │ │ │ │ + ldccc 13, cr4, [pc, #752]! @ 180ed2c <__bss_end__@@Base+0x111167c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr4, [pc, #784]! @ 180ed5c <__bss_end__@@Base+0x11116ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr4, [pc, #816]! @ 180ed8c <__bss_end__@@Base+0x11116dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr4, [pc, #848]! @ 180edbc <__bss_end__@@Base+0x111170c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr4, [pc, #880]! @ 180edec <__bss_end__@@Base+0x111173c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr4, [pc, #912]! @ 180ee1c <__bss_end__@@Base+0x111176c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ea98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr4, [pc, #944]! @ 180ee4c <__bss_end__@@Base+0x111179c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr4, [pc, #976]! @ 180ee7c <__bss_end__@@Base+0x11117cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180eab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr4, [pc, #1008]! @ 180eeac <__bss_end__@@Base+0x11117fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr4, [pc, #16]! @ 180eadc <__bss_end__@@Base+0x111142c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr4, [pc, #48]! @ 180eb0c <__bss_end__@@Base+0x111145c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr4, [pc, #80]! @ 180eb3c <__bss_end__@@Base+0x111148c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr4, [pc, #112]! @ 180eb6c <__bss_end__@@Base+0x11114bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #144]! @ 180eb9c <__bss_end__@@Base+0x11114ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #176]! @ 180ebcc <__bss_end__@@Base+0x111151c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #208]! @ 180ebfc <__bss_end__@@Base+0x111154c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #240]! @ 180ec2c <__bss_end__@@Base+0x111157c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #272]! @ 180ec5c <__bss_end__@@Base+0x11115ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #304]! @ 180ec8c <__bss_end__@@Base+0x11115dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #336]! @ 180ecbc <__bss_end__@@Base+0x111160c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #368]! @ 180ecec <__bss_end__@@Base+0x111163c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #400]! @ 180ed1c <__bss_end__@@Base+0x111166c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180eb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #432]! @ 180ed4c <__bss_end__@@Base+0x111169c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #464]! @ 180ed7c <__bss_end__@@Base+0x11116cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ebb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #496]! @ 180edac <__bss_end__@@Base+0x11116fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #528]! @ 180eddc <__bss_end__@@Base+0x111172c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr4, [pc, #560]! @ 180ee0c <__bss_end__@@Base+0x111175c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #592]! @ 180ee3c <__bss_end__@@Base+0x111178c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #624]! @ 180ee6c <__bss_end__@@Base+0x11117bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr4, [pc, #656]! @ 180ee9c <__bss_end__@@Base+0x11117ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr4, [pc, #688]! @ 180eecc <__bss_end__@@Base+0x111181c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #720]! @ 180eefc <__bss_end__@@Base+0x111184c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r5 │ │ │ │ │ + ldccc 14, cr4, [pc, #752]! @ 180ef2c <__bss_end__@@Base+0x111187c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr4, [pc, #784]! @ 180ef5c <__bss_end__@@Base+0x11118ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr4, [pc, #816]! @ 180ef8c <__bss_end__@@Base+0x11118dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr4, [pc, #848]! @ 180efbc <__bss_end__@@Base+0x111190c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr4, [pc, #880]! @ 180efec <__bss_end__@@Base+0x111193c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr4, [pc, #912]! @ 180f01c <__bss_end__@@Base+0x111196c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ec98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr4, [pc, #944]! @ 180f04c <__bss_end__@@Base+0x111199c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr4, [pc, #976]! @ 180f07c <__bss_end__@@Base+0x11119cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ecb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr4, [pc, #1008]! @ 180f0ac <__bss_end__@@Base+0x11119fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr4, [pc, #16]! @ 180ecdc <__bss_end__@@Base+0x111162c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr4, [pc, #48]! @ 180ed0c <__bss_end__@@Base+0x111165c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr4, [pc, #80]! @ 180ed3c <__bss_end__@@Base+0x111168c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr4, [pc, #112]! @ 180ed6c <__bss_end__@@Base+0x11116bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #144]! @ 180ed9c <__bss_end__@@Base+0x11116ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #176]! @ 180edcc <__bss_end__@@Base+0x111171c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #208]! @ 180edfc <__bss_end__@@Base+0x111174c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #240]! @ 180ee2c <__bss_end__@@Base+0x111177c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #272]! @ 180ee5c <__bss_end__@@Base+0x11117ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #304]! @ 180ee8c <__bss_end__@@Base+0x11117dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #336]! @ 180eebc <__bss_end__@@Base+0x111180c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #368]! @ 180eeec <__bss_end__@@Base+0x111183c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #400]! @ 180ef1c <__bss_end__@@Base+0x111186c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ed98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #432]! @ 180ef4c <__bss_end__@@Base+0x111189c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #464]! @ 180ef7c <__bss_end__@@Base+0x11118cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180edb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #496]! @ 180efac <__bss_end__@@Base+0x11118fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #528]! @ 180efdc <__bss_end__@@Base+0x111192c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr4, [pc, #560]! @ 180f00c <__bss_end__@@Base+0x111195c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #592]! @ 180f03c <__bss_end__@@Base+0x111198c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #624]! @ 180f06c <__bss_end__@@Base+0x11119bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr4, [pc, #656]! @ 180f09c <__bss_end__@@Base+0x11119ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr4, [pc, #688]! @ 180f0cc <__bss_end__@@Base+0x1111a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #720]! @ 180f0fc <__bss_end__@@Base+0x1111a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r6 │ │ │ │ │ + ldccc 15, cr4, [pc, #752]! @ 180f12c <__bss_end__@@Base+0x1111a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr4, [pc, #784]! @ 180f15c <__bss_end__@@Base+0x1111aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr4, [pc, #816]! @ 180f18c <__bss_end__@@Base+0x1111adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr4, [pc, #848]! @ 180f1bc <__bss_end__@@Base+0x1111b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr4, [pc, #880]! @ 180f1ec <__bss_end__@@Base+0x1111b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr4, [pc, #912]! @ 180f21c <__bss_end__@@Base+0x1111b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq lr, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr4, [pc, #944]! @ 180f24c <__bss_end__@@Base+0x1111b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr4, [pc, #976]! @ 180f27c <__bss_end__@@Base+0x1111bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180eeb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr4, [pc, #1008]! @ 180f2ac <__bss_end__@@Base+0x1111bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr5, [pc, #16]! @ 180eedc <__bss_end__@@Base+0x111182c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr5, [pc, #48]! @ 180ef0c <__bss_end__@@Base+0x111185c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr5, [pc, #80]! @ 180ef3c <__bss_end__@@Base+0x111188c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr5, [pc, #112]! @ 180ef6c <__bss_end__@@Base+0x11118bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #144]! @ 180ef9c <__bss_end__@@Base+0x11118ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #176]! @ 180efcc <__bss_end__@@Base+0x111191c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #208]! @ 180effc <__bss_end__@@Base+0x111194c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #240]! @ 180f02c <__bss_end__@@Base+0x111197c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #272]! @ 180f05c <__bss_end__@@Base+0x11119ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #304]! @ 180f08c <__bss_end__@@Base+0x11119dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #336]! @ 180f0bc <__bss_end__@@Base+0x1111a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #368]! @ 180f0ec <__bss_end__@@Base+0x1111a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #400]! @ 180f11c <__bss_end__@@Base+0x1111a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq lr, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #432]! @ 180f14c <__bss_end__@@Base+0x1111a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #464]! @ 180f17c <__bss_end__@@Base+0x1111acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180efb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #496]! @ 180f1ac <__bss_end__@@Base+0x1111afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #528]! @ 180f1dc <__bss_end__@@Base+0x1111b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr5, [pc, #560]! @ 180f20c <__bss_end__@@Base+0x1111b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq lr, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #592]! @ 180f23c <__bss_end__@@Base+0x1111b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #624]! @ 180f26c <__bss_end__@@Base+0x1111bbc> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r0, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr5, [pc, #656]! @ 180f2ac <__bss_end__@@Base+0x1111bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr5, [pc, #688]! @ 180f2dc <__bss_end__@@Base+0x1111c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #720]! @ 180f30c <__bss_end__@@Base+0x1111c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r7 │ │ │ │ │ + ldccc 0, cr5, [pc, #752]! @ 180f33c <__bss_end__@@Base+0x1111c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr5, [pc, #784]! @ 180f36c <__bss_end__@@Base+0x1111cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr5, [pc, #816]! @ 180f39c <__bss_end__@@Base+0x1111cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r0 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr5, [pc, #848]! @ 180f3cc <__bss_end__@@Base+0x1111d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr5, [pc, #880]! @ 180f3fc <__bss_end__@@Base+0x1111d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr5, [pc, #912]! @ 180f42c <__bss_end__@@Base+0x1111d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr5, [pc, #944]! @ 180f45c <__bss_end__@@Base+0x1111dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq pc, [r0, r8] @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr5, [pc, #976]! @ 180f48c <__bss_end__@@Base+0x1111ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr5, [pc, #1008]! @ 180f4bc <__bss_end__@@Base+0x1111e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr5, [pc, #16]! @ 180f0ec <__bss_end__@@Base+0x1111a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr5, [pc, #48]! @ 180f11c <__bss_end__@@Base+0x1111a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr5, [pc, #80]! @ 180f14c <__bss_end__@@Base+0x1111a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr5, [pc, #112]! @ 180f17c <__bss_end__@@Base+0x1111acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #144]! @ 180f1ac <__bss_end__@@Base+0x1111afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #176]! @ 180f1dc <__bss_end__@@Base+0x1111b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #208]! @ 180f20c <__bss_end__@@Base+0x1111b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #240]! @ 180f23c <__bss_end__@@Base+0x1111b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #272]! @ 180f26c <__bss_end__@@Base+0x1111bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #304]! @ 180f29c <__bss_end__@@Base+0x1111bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r1 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #336]! @ 180f2cc <__bss_end__@@Base+0x1111c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #368]! @ 180f2fc <__bss_end__@@Base+0x1111c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #400]! @ 180f32c <__bss_end__@@Base+0x1111c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #432]! @ 180f35c <__bss_end__@@Base+0x1111cac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #464]! @ 180f38c <__bss_end__@@Base+0x1111cdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #496]! @ 180f3bc <__bss_end__@@Base+0x1111d0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #528]! @ 180f3ec <__bss_end__@@Base+0x1111d3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr5, [pc, #560]! @ 180f41c <__bss_end__@@Base+0x1111d6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #592]! @ 180f44c <__bss_end__@@Base+0x1111d9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #624]! @ 180f47c <__bss_end__@@Base+0x1111dcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr5, [pc, #656]! @ 180f4ac <__bss_end__@@Base+0x1111dfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr5, [pc, #688]! @ 180f4dc <__bss_end__@@Base+0x1111e2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #720]! @ 180f50c <__bss_end__@@Base+0x1111e5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r8 │ │ │ │ │ + ldccc 1, cr5, [pc, #752]! @ 180f53c <__bss_end__@@Base+0x1111e8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr5, [pc, #784]! @ 180f56c <__bss_end__@@Base+0x1111ebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr5, [pc, #816]! @ 180f59c <__bss_end__@@Base+0x1111eec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r2 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr5, [pc, #848]! @ 180f5cc <__bss_end__@@Base+0x1111f1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr5, [pc, #880]! @ 180f5fc <__bss_end__@@Base+0x1111f4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr5, [pc, #912]! @ 180f62c <__bss_end__@@Base+0x1111f7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr5, [pc, #944]! @ 180f65c <__bss_end__@@Base+0x1111fac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr5, [pc, #976]! @ 180f68c <__bss_end__@@Base+0x1111fdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr5, [pc, #1008]! @ 180f6bc <__bss_end__@@Base+0x111200c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr5, [pc, #16]! @ 180f2ec <__bss_end__@@Base+0x1111c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr5, [pc, #48]! @ 180f31c <__bss_end__@@Base+0x1111c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr5, [pc, #80]! @ 180f34c <__bss_end__@@Base+0x1111c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr5, [pc, #112]! @ 180f37c <__bss_end__@@Base+0x1111ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #144]! @ 180f3ac <__bss_end__@@Base+0x1111cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #176]! @ 180f3dc <__bss_end__@@Base+0x1111d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #208]! @ 180f40c <__bss_end__@@Base+0x1111d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #240]! @ 180f43c <__bss_end__@@Base+0x1111d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #272]! @ 180f46c <__bss_end__@@Base+0x1111dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #304]! @ 180f49c <__bss_end__@@Base+0x1111dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r3 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #336]! @ 180f4cc <__bss_end__@@Base+0x1111e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #368]! @ 180f4fc <__bss_end__@@Base+0x1111e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #400]! @ 180f52c <__bss_end__@@Base+0x1111e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #432]! @ 180f55c <__bss_end__@@Base+0x1111eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #464]! @ 180f58c <__bss_end__@@Base+0x1111edc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #496]! @ 180f5bc <__bss_end__@@Base+0x1111f0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #528]! @ 180f5ec <__bss_end__@@Base+0x1111f3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr5, [pc, #560]! @ 180f61c <__bss_end__@@Base+0x1111f6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #592]! @ 180f64c <__bss_end__@@Base+0x1111f9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #624]! @ 180f67c <__bss_end__@@Base+0x1111fcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr5, [pc, #656]! @ 180f6ac <__bss_end__@@Base+0x1111ffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr5, [pc, #688]! @ 180f6dc <__bss_end__@@Base+0x111202c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #720]! @ 180f70c <__bss_end__@@Base+0x111205c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, r9 │ │ │ │ │ + ldccc 2, cr5, [pc, #752]! @ 180f73c <__bss_end__@@Base+0x111208c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr5, [pc, #784]! @ 180f76c <__bss_end__@@Base+0x11120bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr5, [pc, #816]! @ 180f79c <__bss_end__@@Base+0x11120ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r4 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr5, [pc, #848]! @ 180f7cc <__bss_end__@@Base+0x111211c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr5, [pc, #880]! @ 180f7fc <__bss_end__@@Base+0x111214c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr5, [pc, #912]! @ 180f82c <__bss_end__@@Base+0x111217c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #19 │ │ │ │ │ + ldccc 2, cr5, [pc, #944]! @ 180f85c <__bss_end__@@Base+0x11121ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr5, [pc, #976]! @ 180f88c <__bss_end__@@Base+0x11121dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr5, [pc, #1008]! @ 180f8bc <__bss_end__@@Base+0x111220c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #19 │ │ │ │ │ + ldccc 3, cr5, [pc, #16]! @ 180f4ec <__bss_end__@@Base+0x1111e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #19 │ │ │ │ │ + ldccc 3, cr5, [pc, #48]! @ 180f51c <__bss_end__@@Base+0x1111e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr5, [pc, #80]! @ 180f54c <__bss_end__@@Base+0x1111e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr5, [pc, #112]! @ 180f57c <__bss_end__@@Base+0x1111ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #144]! @ 180f5ac <__bss_end__@@Base+0x1111efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #176]! @ 180f5dc <__bss_end__@@Base+0x1111f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl sl │ │ │ │ │ + ldccc 3, cr5, [pc, #208]! @ 180f60c <__bss_end__@@Base+0x1111f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl sl │ │ │ │ │ + ldccc 3, cr5, [pc, #240]! @ 180f63c <__bss_end__@@Base+0x1111f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #272]! @ 180f66c <__bss_end__@@Base+0x1111fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #304]! @ 180f69c <__bss_end__@@Base+0x1111fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r5 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr sl │ │ │ │ │ + ldccc 3, cr5, [pc, #336]! @ 180f6cc <__bss_end__@@Base+0x111201c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr sl │ │ │ │ │ + ldccc 3, cr5, [pc, #368]! @ 180f6fc <__bss_end__@@Base+0x111204c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #400]! @ 180f72c <__bss_end__@@Base+0x111207c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #432]! @ 180f75c <__bss_end__@@Base+0x11120ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr sl │ │ │ │ │ + ldccc 3, cr5, [pc, #464]! @ 180f78c <__bss_end__@@Base+0x11120dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr sl │ │ │ │ │ + ldccc 3, cr5, [pc, #496]! @ 180f7bc <__bss_end__@@Base+0x111210c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #528]! @ 180f7ec <__bss_end__@@Base+0x111213c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #20 │ │ │ │ │ + ldccc 3, cr5, [pc, #560]! @ 180f81c <__bss_end__@@Base+0x111216c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror sl │ │ │ │ │ + ldccc 3, cr5, [pc, #592]! @ 180f84c <__bss_end__@@Base+0x111219c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror sl │ │ │ │ │ + ldccc 3, cr5, [pc, #624]! @ 180f87c <__bss_end__@@Base+0x11121cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr5, [pc, #656]! @ 180f8ac <__bss_end__@@Base+0x11121fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr5, [pc, #688]! @ 180f8dc <__bss_end__@@Base+0x111222c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, sl │ │ │ │ │ + ldccc 3, cr5, [pc, #720]! @ 180f90c <__bss_end__@@Base+0x111225c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, sl │ │ │ │ │ + ldccc 3, cr5, [pc, #752]! @ 180f93c <__bss_end__@@Base+0x111228c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr5, [pc, #784]! @ 180f96c <__bss_end__@@Base+0x11122bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr5, [pc, #816]! @ 180f99c <__bss_end__@@Base+0x11122ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r6 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr5, [pc, #848]! @ 180f9cc <__bss_end__@@Base+0x111231c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr5, [pc, #880]! @ 180f9fc <__bss_end__@@Base+0x111234c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #21 │ │ │ │ │ + ldccc 3, cr5, [pc, #912]! @ 180fa2c <__bss_end__@@Base+0x111237c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #21 │ │ │ │ │ + ldccc 3, cr5, [pc, #944]! @ 180fa5c <__bss_end__@@Base+0x11123ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr5, [pc, #976]! @ 180fa8c <__bss_end__@@Base+0x11123dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr5, [pc, #1008]! @ 180fabc <__bss_end__@@Base+0x111240c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #21 │ │ │ │ │ + ldccc 4, cr5, [pc, #16]! @ 180f6ec <__bss_end__@@Base+0x111203c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #21 │ │ │ │ │ + ldccc 4, cr5, [pc, #48]! @ 180f71c <__bss_end__@@Base+0x111206c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr5, [pc, #80]! @ 180f74c <__bss_end__@@Base+0x111209c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr5, [pc, #112]! @ 180f77c <__bss_end__@@Base+0x11120cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #144]! @ 180f7ac <__bss_end__@@Base+0x11120fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #176]! @ 180f7dc <__bss_end__@@Base+0x111212c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl fp │ │ │ │ │ + ldccc 4, cr5, [pc, #208]! @ 180f80c <__bss_end__@@Base+0x111215c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl fp │ │ │ │ │ + ldccc 4, cr5, [pc, #240]! @ 180f83c <__bss_end__@@Base+0x111218c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #272]! @ 180f86c <__bss_end__@@Base+0x11121bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #304]! @ 180f89c <__bss_end__@@Base+0x11121ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r7 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr fp │ │ │ │ │ + ldccc 4, cr5, [pc, #336]! @ 180f8cc <__bss_end__@@Base+0x111221c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr fp │ │ │ │ │ + ldccc 4, cr5, [pc, #368]! @ 180f8fc <__bss_end__@@Base+0x111224c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #400]! @ 180f92c <__bss_end__@@Base+0x111227c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #432]! @ 180f95c <__bss_end__@@Base+0x11122ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr fp │ │ │ │ │ + ldccc 4, cr5, [pc, #464]! @ 180f98c <__bss_end__@@Base+0x11122dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr fp │ │ │ │ │ + ldccc 4, cr5, [pc, #496]! @ 180f9bc <__bss_end__@@Base+0x111230c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #528]! @ 180f9ec <__bss_end__@@Base+0x111233c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr5, [pc, #560]! @ 180fa1c <__bss_end__@@Base+0x111236c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror fp │ │ │ │ │ + ldccc 4, cr5, [pc, #592]! @ 180fa4c <__bss_end__@@Base+0x111239c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror fp │ │ │ │ │ + ldccc 4, cr5, [pc, #624]! @ 180fa7c <__bss_end__@@Base+0x11123cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr5, [pc, #656]! @ 180faac <__bss_end__@@Base+0x11123fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr5, [pc, #688]! @ 180fadc <__bss_end__@@Base+0x111242c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, fp │ │ │ │ │ + ldccc 4, cr5, [pc, #720]! @ 180fb0c <__bss_end__@@Base+0x111245c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, fp │ │ │ │ │ + ldccc 4, cr5, [pc, #752]! @ 180fb3c <__bss_end__@@Base+0x111248c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr5, [pc, #784]! @ 180fb6c <__bss_end__@@Base+0x11124bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr5, [pc, #816]! @ 180fb9c <__bss_end__@@Base+0x11124ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r8 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr5, [pc, #848]! @ 180fbcc <__bss_end__@@Base+0x111251c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr5, [pc, #880]! @ 180fbfc <__bss_end__@@Base+0x111254c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr5, [pc, #912]! @ 180fc2c <__bss_end__@@Base+0x111257c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr5, [pc, #944]! @ 180fc5c <__bss_end__@@Base+0x11125ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr5, [pc, #976]! @ 180fc8c <__bss_end__@@Base+0x11125dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr5, [pc, #1008]! @ 180fcbc <__bss_end__@@Base+0x111260c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr5, [pc, #16]! @ 180f8ec <__bss_end__@@Base+0x111223c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr5, [pc, #48]! @ 180f91c <__bss_end__@@Base+0x111226c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr5, [pc, #80]! @ 180f94c <__bss_end__@@Base+0x111229c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr5, [pc, #112]! @ 180f97c <__bss_end__@@Base+0x11122cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #144]! @ 180f9ac <__bss_end__@@Base+0x11122fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #176]! @ 180f9dc <__bss_end__@@Base+0x111232c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl ip │ │ │ │ │ + ldccc 5, cr5, [pc, #208]! @ 180fa0c <__bss_end__@@Base+0x111235c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl ip │ │ │ │ │ + ldccc 5, cr5, [pc, #240]! @ 180fa3c <__bss_end__@@Base+0x111238c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #272]! @ 180fa6c <__bss_end__@@Base+0x11123bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #304]! @ 180fa9c <__bss_end__@@Base+0x11123ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror r9 @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr ip │ │ │ │ │ + ldccc 5, cr5, [pc, #336]! @ 180facc <__bss_end__@@Base+0x111241c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr ip │ │ │ │ │ + ldccc 5, cr5, [pc, #368]! @ 180fafc <__bss_end__@@Base+0x111244c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #400]! @ 180fb2c <__bss_end__@@Base+0x111247c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #432]! @ 180fb5c <__bss_end__@@Base+0x11124ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180f9b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr ip │ │ │ │ │ + ldccc 5, cr5, [pc, #464]! @ 180fb8c <__bss_end__@@Base+0x11124dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr ip │ │ │ │ │ + ldccc 5, cr5, [pc, #496]! @ 180fbbc <__bss_end__@@Base+0x111250c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #528]! @ 180fbec <__bss_end__@@Base+0x111253c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr5, [pc, #560]! @ 180fc1c <__bss_end__@@Base+0x111256c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror ip │ │ │ │ │ + ldccc 5, cr5, [pc, #592]! @ 180fc4c <__bss_end__@@Base+0x111259c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror ip │ │ │ │ │ + ldccc 5, cr5, [pc, #624]! @ 180fc7c <__bss_end__@@Base+0x11125cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr5, [pc, #656]! @ 180fcac <__bss_end__@@Base+0x11125fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr5, [pc, #688]! @ 180fcdc <__bss_end__@@Base+0x111262c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, ip │ │ │ │ │ + ldccc 5, cr5, [pc, #720]! @ 180fd0c <__bss_end__@@Base+0x111265c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, ip │ │ │ │ │ + ldccc 5, cr5, [pc, #752]! @ 180fd3c <__bss_end__@@Base+0x111268c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr5, [pc, #784]! @ 180fd6c <__bss_end__@@Base+0x11126bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr5, [pc, #816]! @ 180fd9c <__bss_end__@@Base+0x11126ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror sl @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr5, [pc, #848]! @ 180fdcc <__bss_end__@@Base+0x111271c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr5, [pc, #880]! @ 180fdfc <__bss_end__@@Base+0x111274c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180fa98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr5, [pc, #912]! @ 180fe2c <__bss_end__@@Base+0x111277c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr5, [pc, #944]! @ 180fe5c <__bss_end__@@Base+0x11127ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180fab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr5, [pc, #976]! @ 180fe8c <__bss_end__@@Base+0x11127dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr5, [pc, #1008]! @ 180febc <__bss_end__@@Base+0x111280c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr5, [pc, #16]! @ 180faec <__bss_end__@@Base+0x111243c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr5, [pc, #48]! @ 180fb1c <__bss_end__@@Base+0x111246c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr5, [pc, #80]! @ 180fb4c <__bss_end__@@Base+0x111249c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr5, [pc, #112]! @ 180fb7c <__bss_end__@@Base+0x11124cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #144]! @ 180fbac <__bss_end__@@Base+0x11124fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #176]! @ 180fbdc <__bss_end__@@Base+0x111252c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl sp │ │ │ │ │ + ldccc 6, cr5, [pc, #208]! @ 180fc0c <__bss_end__@@Base+0x111255c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl sp │ │ │ │ │ + ldccc 6, cr5, [pc, #240]! @ 180fc3c <__bss_end__@@Base+0x111258c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #272]! @ 180fc6c <__bss_end__@@Base+0x11125bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #304]! @ 180fc9c <__bss_end__@@Base+0x11125ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror fp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr sp │ │ │ │ │ + ldccc 6, cr5, [pc, #336]! @ 180fccc <__bss_end__@@Base+0x111261c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr sp │ │ │ │ │ + ldccc 6, cr5, [pc, #368]! @ 180fcfc <__bss_end__@@Base+0x111264c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180fb98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #400]! @ 180fd2c <__bss_end__@@Base+0x111267c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #432]! @ 180fd5c <__bss_end__@@Base+0x11126ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180fbb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr sp │ │ │ │ │ + ldccc 6, cr5, [pc, #464]! @ 180fd8c <__bss_end__@@Base+0x11126dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr sp │ │ │ │ │ + ldccc 6, cr5, [pc, #496]! @ 180fdbc <__bss_end__@@Base+0x111270c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #528]! @ 180fdec <__bss_end__@@Base+0x111273c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr5, [pc, #560]! @ 180fe1c <__bss_end__@@Base+0x111276c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror sp │ │ │ │ │ + ldccc 6, cr5, [pc, #592]! @ 180fe4c <__bss_end__@@Base+0x111279c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror sp │ │ │ │ │ + ldccc 6, cr5, [pc, #624]! @ 180fe7c <__bss_end__@@Base+0x11127cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr5, [pc, #656]! @ 180feac <__bss_end__@@Base+0x11127fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr5, [pc, #688]! @ 180fedc <__bss_end__@@Base+0x111282c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r4, sp │ │ │ │ │ + ldccc 6, cr5, [pc, #720]! @ 180ff0c <__bss_end__@@Base+0x111285c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, ip, sp │ │ │ │ │ + ldccc 6, cr5, [pc, #752]! @ 180ff3c <__bss_end__@@Base+0x111288c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr5, [pc, #784]! @ 180ff6c <__bss_end__@@Base+0x11128bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr5, [pc, #816]! @ 180ff9c <__bss_end__@@Base+0x11128ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror ip @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr5, [pc, #848]! @ 180ffcc <__bss_end__@@Base+0x111291c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr5, [pc, #880]! @ 180fffc <__bss_end__@@Base+0x111294c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stleq r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr5, [pc, #912]! @ 181002c <__bss_end__@@Base+0x111297c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr5, [pc, #944]! @ 181005c <__bss_end__@@Base+0x11129ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180fcb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr5, [pc, #976]! @ 181008c <__bss_end__@@Base+0x11129dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr5, [pc, #1008]! @ 18100bc <__bss_end__@@Base+0x1112a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr5, [pc, #16]! @ 180fcec <__bss_end__@@Base+0x111263c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr5, [pc, #48]! @ 180fd1c <__bss_end__@@Base+0x111266c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr5, [pc, #80]! @ 180fd4c <__bss_end__@@Base+0x111269c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr5, [pc, #112]! @ 180fd7c <__bss_end__@@Base+0x11126cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #144]! @ 180fdac <__bss_end__@@Base+0x11126fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #176]! @ 180fddc <__bss_end__@@Base+0x111272c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r4, lsl lr │ │ │ │ │ + ldccc 7, cr5, [pc, #208]! @ 180fe0c <__bss_end__@@Base+0x111275c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, ip, lsl lr │ │ │ │ │ + ldccc 7, cr5, [pc, #240]! @ 180fe3c <__bss_end__@@Base+0x111278c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr sp @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi lr, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #272]! @ 180fe6c <__bss_end__@@Base+0x11127bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #288]! @ 180fe8c <__bss_end__@@Base+0x11127dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror sp @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr lr │ │ │ │ │ + ldccc 7, cr5, [pc, #320]! @ 180febc <__bss_end__@@Base+0x111280c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr lr │ │ │ │ │ + ldccc 7, cr5, [pc, #352]! @ 180feec <__bss_end__@@Base+0x111283c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180fd98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #384]! @ 180ff1c <__bss_end__@@Base+0x111286c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #416]! @ 180ff4c <__bss_end__@@Base+0x111289c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180fdb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr lr │ │ │ │ │ + ldccc 7, cr5, [pc, #448]! @ 180ff7c <__bss_end__@@Base+0x11128cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr lr │ │ │ │ │ + ldccc 7, cr5, [pc, #480]! @ 180ffac <__bss_end__@@Base+0x11128fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #512]! @ 180ffdc <__bss_end__@@Base+0x111292c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror #28 │ │ │ │ │ + ldccc 7, cr5, [pc, #544]! @ 181000c <__bss_end__@@Base+0x111295c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror lr │ │ │ │ │ + ldccc 7, cr5, [pc, #576]! @ 181003c <__bss_end__@@Base+0x111298c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror lr │ │ │ │ │ + ldccc 7, cr5, [pc, #608]! @ 181006c <__bss_end__@@Base+0x11129bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr5, [pc, #640]! @ 181009c <__bss_end__@@Base+0x11129ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr5, [pc, #672]! @ 18100cc <__bss_end__@@Base+0x1112a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r0, lr │ │ │ │ │ + ldccc 7, cr5, [pc, #704]! @ 18100fc <__bss_end__@@Base+0x1112a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r8, lr │ │ │ │ │ + ldccc 7, cr5, [pc, #736]! @ 181012c <__bss_end__@@Base+0x1112a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr5, [pc, #768]! @ 181015c <__bss_end__@@Base+0x1112aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr5, [pc, #800]! @ 181018c <__bss_end__@@Base+0x1112adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror lr @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr5, [pc, #832]! @ 18101bc <__bss_end__@@Base+0x1112b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr5, [pc, #864]! @ 18101ec <__bss_end__@@Base+0x1112b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq pc, r8, [r0] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr #29 │ │ │ │ │ + ldccc 7, cr5, [pc, #896]! @ 181021c <__bss_end__@@Base+0x1112b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr #29 │ │ │ │ │ + ldccc 7, cr5, [pc, #928]! @ 181024c <__bss_end__@@Base+0x1112b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180feb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr5, [pc, #960]! @ 181027c <__bss_end__@@Base+0x1112bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr5, [pc, #992]! @ 18102ac <__bss_end__@@Base+0x1112bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror #29 │ │ │ │ │ + ldccc 8, cr5, [pc] @ 180fedc <__bss_end__@@Base+0x111282c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror #29 │ │ │ │ │ + ldccc 8, cr5, [pc, #32]! @ 180ff0c <__bss_end__@@Base+0x111285c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr5, [pc, #64]! @ 180ff3c <__bss_end__@@Base+0x111288c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr5, [pc, #96]! @ 180ff6c <__bss_end__@@Base+0x11128bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #128]! @ 180ff9c <__bss_end__@@Base+0x11128ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #160]! @ 180ffcc <__bss_end__@@Base+0x111291c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl pc │ │ │ │ │ + ldccc 8, cr5, [pc, #192]! @ 180fffc <__bss_end__@@Base+0x111294c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl pc │ │ │ │ │ + ldccc 8, cr5, [pc, #224]! @ 181002c <__bss_end__@@Base+0x111297c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #256]! @ 181005c <__bss_end__@@Base+0x11129ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #288]! @ 181008c <__bss_end__@@Base+0x11129dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror pc @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr pc │ │ │ │ │ + ldccc 8, cr5, [pc, #320]! @ 18100bc <__bss_end__@@Base+0x1112a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr pc │ │ │ │ │ + ldccc 8, cr5, [pc, #352]! @ 18100ec <__bss_end__@@Base+0x1112a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq pc, r8, [r0] @ │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #384]! @ 181011c <__bss_end__@@Base+0x1112a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #416]! @ 181014c <__bss_end__@@Base+0x1112a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0180ffb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr pc │ │ │ │ │ + ldccc 8, cr5, [pc, #448]! @ 181017c <__bss_end__@@Base+0x1112acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr pc │ │ │ │ │ + ldccc 8, cr5, [pc, #480]! @ 18101ac <__bss_end__@@Base+0x1112afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq pc, [r0, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #512]! @ 18101dc <__bss_end__@@Base+0x1112b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq pc, r0, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror #30 │ │ │ │ │ + ldccc 8, cr5, [pc, #544]! @ 181020c <__bss_end__@@Base+0x1112b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror pc │ │ │ │ │ + ldccc 8, cr5, [pc, #576]! @ 181023c <__bss_end__@@Base+0x1112b8c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r1, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror pc │ │ │ │ │ + ldccc 8, cr5, [pc, #608]! @ 181027c <__bss_end__@@Base+0x1112bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr5, [pc, #640]! @ 18102ac <__bss_end__@@Base+0x1112bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr5, [pc, #672]! @ 18102dc <__bss_end__@@Base+0x1112c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r0, pc @ │ │ │ │ │ + ldccc 8, cr5, [pc, #704]! @ 181030c <__bss_end__@@Base+0x1112c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi lr, r9, r8, pc @ │ │ │ │ │ + ldccc 8, cr5, [pc, #736]! @ 181033c <__bss_end__@@Base+0x1112c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr5, [pc, #768]! @ 181036c <__bss_end__@@Base+0x1112cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr5, [pc, #800]! @ 181039c <__bss_end__@@Base+0x1112cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr5, [pc, #832]! @ 18103cc <__bss_end__@@Base+0x1112d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi lr, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr5, [pc, #864]! @ 18103fc <__bss_end__@@Base+0x1112d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, asr #31 │ │ │ │ │ + ldccc 8, cr5, [pc, #896]! @ 181042c <__bss_end__@@Base+0x1112d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, asr #31 │ │ │ │ │ + ldccc 8, cr5, [pc, #928]! @ 181045c <__bss_end__@@Base+0x1112dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr5, [pc, #960]! @ 181048c <__bss_end__@@Base+0x1112ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi lr, [r9], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr5, [pc, #992]! @ 18104bc <__bss_end__@@Base+0x1112e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf5900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi lr, r9, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf5908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbf5910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi lr, [r9], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbf5918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0 │ │ │ │ │ + @ instruction: 0x3dbf5920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8 │ │ │ │ │ + @ instruction: 0x3dbf5928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, lsl r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, lsl r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf5940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf5948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, lsr r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, lsr r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf5960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018101b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf5968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, asr r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, asr r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbf5980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbf5988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, ror r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, ror r0 @ │ │ │ │ │ + @ instruction: 0x3dbf5998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf59a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf59a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r0, r0 @ │ │ │ │ │ + @ instruction: 0x3dbf59b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r8, r0 @ │ │ │ │ │ + @ instruction: 0x3dbf59b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf59c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf59c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #0 @ │ │ │ │ │ + @ instruction: 0x3dbf59d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #8 @ │ │ │ │ │ + @ instruction: 0x3dbf59d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf59e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018102b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf59e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - ldrdmi pc, [r9], #0 │ │ │ │ │ + @ instruction: 0x3dbf59f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf59f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf59fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf5a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf5a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #4 │ │ │ │ │ + @ instruction: 0x3dbf5a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #12 │ │ │ │ │ + @ instruction: 0x3dbf5a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf5a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf5a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf5a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf5a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018103b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf5a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf5a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf5a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf5a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf5aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf5aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r1 @ │ │ │ │ │ + @ instruction: 0x3dbf5abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf5ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf5acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #20 @ │ │ │ │ │ + @ instruction: 0x3dbf5ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #28 @ │ │ │ │ │ + @ instruction: 0x3dbf5adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018104b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf5ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf5aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf5af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf5afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf5b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf5b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #20 │ │ │ │ │ + @ instruction: 0x3dbf5b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #28 │ │ │ │ │ + @ instruction: 0x3dbf5b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf5b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf5b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf5b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf5b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018105b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf5b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf5b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf5b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf5b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf5ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf5bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r2 @ │ │ │ │ │ + @ instruction: 0x3dbf5bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf5bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf5bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #36 @ 0x24 @ │ │ │ │ │ + @ instruction: 0x3dbf5bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #44 @ 0x2c @ │ │ │ │ │ + @ instruction: 0x3dbf5bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018106b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf5be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf5bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf5bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf5bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #5 │ │ │ │ │ + ldccc 12, cr5, [pc, #16]! @ 181070c <__bss_end__@@Base+0x111305c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #5 │ │ │ │ │ + ldccc 12, cr5, [pc, #48]! @ 181073c <__bss_end__@@Base+0x111308c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr5, [pc, #80]! @ 181076c <__bss_end__@@Base+0x11130bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr5, [pc, #112]! @ 181079c <__bss_end__@@Base+0x11130ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #144]! @ 18107cc <__bss_end__@@Base+0x111311c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #176]! @ 18107fc <__bss_end__@@Base+0x111314c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #208]! @ 181082c <__bss_end__@@Base+0x111317c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #240]! @ 181085c <__bss_end__@@Base+0x11131ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #272]! @ 181088c <__bss_end__@@Base+0x11131dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #304]! @ 18108bc <__bss_end__@@Base+0x111320c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #336]! @ 18108ec <__bss_end__@@Base+0x111323c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #368]! @ 181091c <__bss_end__@@Base+0x111326c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018107b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #400]! @ 181094c <__bss_end__@@Base+0x111329c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #432]! @ 181097c <__bss_end__@@Base+0x11132cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #464]! @ 18109ac <__bss_end__@@Base+0x11132fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #496]! @ 18109dc <__bss_end__@@Base+0x111332c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #528]! @ 1810a0c <__bss_end__@@Base+0x111335c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #6 │ │ │ │ │ + ldccc 12, cr5, [pc, #560]! @ 1810a3c <__bss_end__@@Base+0x111338c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #592]! @ 1810a6c <__bss_end__@@Base+0x11133bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #624]! @ 1810a9c <__bss_end__@@Base+0x11133ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr5, [pc, #656]! @ 1810acc <__bss_end__@@Base+0x111341c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr5, [pc, #688]! @ 1810afc <__bss_end__@@Base+0x111344c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #720]! @ 1810b2c <__bss_end__@@Base+0x111347c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r3 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #752]! @ 1810b5c <__bss_end__@@Base+0x11134ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr5, [pc, #784]! @ 1810b8c <__bss_end__@@Base+0x11134dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr5, [pc, #816]! @ 1810bbc <__bss_end__@@Base+0x111350c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #52 @ 0x34 @ │ │ │ │ │ + ldccc 12, cr5, [pc, #848]! @ 1810bec <__bss_end__@@Base+0x111353c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #60 @ 0x3c @ │ │ │ │ │ + ldccc 12, cr5, [pc, #880]! @ 1810c1c <__bss_end__@@Base+0x111356c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018108b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #7 │ │ │ │ │ + ldccc 12, cr5, [pc, #912]! @ 1810c4c <__bss_end__@@Base+0x111359c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #7 │ │ │ │ │ + ldccc 12, cr5, [pc, #944]! @ 1810c7c <__bss_end__@@Base+0x11135cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr5, [pc, #976]! @ 1810cac <__bss_end__@@Base+0x11135fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr5, [pc, #1008]! @ 1810cdc <__bss_end__@@Base+0x111362c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #7 │ │ │ │ │ + ldccc 13, cr5, [pc, #16]! @ 181090c <__bss_end__@@Base+0x111325c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #7 │ │ │ │ │ + ldccc 13, cr5, [pc, #48]! @ 181093c <__bss_end__@@Base+0x111328c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr5, [pc, #80]! @ 181096c <__bss_end__@@Base+0x11132bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr5, [pc, #112]! @ 181099c <__bss_end__@@Base+0x11132ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #144]! @ 18109cc <__bss_end__@@Base+0x111331c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #176]! @ 18109fc <__bss_end__@@Base+0x111334c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #208]! @ 1810a2c <__bss_end__@@Base+0x111337c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #240]! @ 1810a5c <__bss_end__@@Base+0x11133ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #272]! @ 1810a8c <__bss_end__@@Base+0x11133dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #304]! @ 1810abc <__bss_end__@@Base+0x111340c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #336]! @ 1810aec <__bss_end__@@Base+0x111343c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #368]! @ 1810b1c <__bss_end__@@Base+0x111346c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018109b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #400]! @ 1810b4c <__bss_end__@@Base+0x111349c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #432]! @ 1810b7c <__bss_end__@@Base+0x11134cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #464]! @ 1810bac <__bss_end__@@Base+0x11134fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #496]! @ 1810bdc <__bss_end__@@Base+0x111352c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #528]! @ 1810c0c <__bss_end__@@Base+0x111355c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #8 │ │ │ │ │ + ldccc 13, cr5, [pc, #560]! @ 1810c3c <__bss_end__@@Base+0x111358c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #592]! @ 1810c6c <__bss_end__@@Base+0x11135bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #624]! @ 1810c9c <__bss_end__@@Base+0x11135ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr5, [pc, #656]! @ 1810ccc <__bss_end__@@Base+0x111361c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr5, [pc, #688]! @ 1810cfc <__bss_end__@@Base+0x111364c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #720]! @ 1810d2c <__bss_end__@@Base+0x111367c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r4 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #752]! @ 1810d5c <__bss_end__@@Base+0x11136ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr5, [pc, #784]! @ 1810d8c <__bss_end__@@Base+0x11136dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr5, [pc, #816]! @ 1810dbc <__bss_end__@@Base+0x111370c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #68 @ 0x44 @ │ │ │ │ │ + ldccc 13, cr5, [pc, #848]! @ 1810dec <__bss_end__@@Base+0x111373c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #76 @ 0x4c @ │ │ │ │ │ + ldccc 13, cr5, [pc, #880]! @ 1810e1c <__bss_end__@@Base+0x111376c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #9 │ │ │ │ │ + ldccc 13, cr5, [pc, #912]! @ 1810e4c <__bss_end__@@Base+0x111379c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #9 │ │ │ │ │ + ldccc 13, cr5, [pc, #944]! @ 1810e7c <__bss_end__@@Base+0x11137cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr5, [pc, #976]! @ 1810eac <__bss_end__@@Base+0x11137fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr5, [pc, #1008]! @ 1810edc <__bss_end__@@Base+0x111382c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #9 │ │ │ │ │ + ldccc 14, cr5, [pc, #16]! @ 1810b0c <__bss_end__@@Base+0x111345c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #9 │ │ │ │ │ + ldccc 14, cr5, [pc, #48]! @ 1810b3c <__bss_end__@@Base+0x111348c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr5, [pc, #80]! @ 1810b6c <__bss_end__@@Base+0x11134bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr5, [pc, #112]! @ 1810b9c <__bss_end__@@Base+0x11134ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #144]! @ 1810bcc <__bss_end__@@Base+0x111351c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #176]! @ 1810bfc <__bss_end__@@Base+0x111354c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #208]! @ 1810c2c <__bss_end__@@Base+0x111357c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #240]! @ 1810c5c <__bss_end__@@Base+0x11135ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #272]! @ 1810c8c <__bss_end__@@Base+0x11135dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #304]! @ 1810cbc <__bss_end__@@Base+0x111360c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #336]! @ 1810cec <__bss_end__@@Base+0x111363c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #368]! @ 1810d1c <__bss_end__@@Base+0x111366c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #400]! @ 1810d4c <__bss_end__@@Base+0x111369c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #432]! @ 1810d7c <__bss_end__@@Base+0x11136cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #464]! @ 1810dac <__bss_end__@@Base+0x11136fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #496]! @ 1810ddc <__bss_end__@@Base+0x111372c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #528]! @ 1810e0c <__bss_end__@@Base+0x111375c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #10 │ │ │ │ │ + ldccc 14, cr5, [pc, #560]! @ 1810e3c <__bss_end__@@Base+0x111378c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #592]! @ 1810e6c <__bss_end__@@Base+0x11137bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #624]! @ 1810e9c <__bss_end__@@Base+0x11137ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr5, [pc, #656]! @ 1810ecc <__bss_end__@@Base+0x111381c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr5, [pc, #688]! @ 1810efc <__bss_end__@@Base+0x111384c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #720]! @ 1810f2c <__bss_end__@@Base+0x111387c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r5 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #752]! @ 1810f5c <__bss_end__@@Base+0x11138ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr5, [pc, #784]! @ 1810f8c <__bss_end__@@Base+0x11138dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr5, [pc, #816]! @ 1810fbc <__bss_end__@@Base+0x111390c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #84 @ 0x54 @ │ │ │ │ │ + ldccc 14, cr5, [pc, #848]! @ 1810fec <__bss_end__@@Base+0x111393c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #92 @ 0x5c @ │ │ │ │ │ + ldccc 14, cr5, [pc, #880]! @ 181101c <__bss_end__@@Base+0x111396c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #11 │ │ │ │ │ + ldccc 14, cr5, [pc, #912]! @ 181104c <__bss_end__@@Base+0x111399c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #11 │ │ │ │ │ + ldccc 14, cr5, [pc, #944]! @ 181107c <__bss_end__@@Base+0x11139cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr5, [pc, #976]! @ 18110ac <__bss_end__@@Base+0x11139fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr5, [pc, #1008]! @ 18110dc <__bss_end__@@Base+0x1113a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #11 │ │ │ │ │ + ldccc 15, cr5, [pc, #16]! @ 1810d0c <__bss_end__@@Base+0x111365c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #11 │ │ │ │ │ + ldccc 15, cr5, [pc, #48]! @ 1810d3c <__bss_end__@@Base+0x111368c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr5, [pc, #80]! @ 1810d6c <__bss_end__@@Base+0x11136bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr5, [pc, #112]! @ 1810d9c <__bss_end__@@Base+0x11136ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #144]! @ 1810dcc <__bss_end__@@Base+0x111371c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #176]! @ 1810dfc <__bss_end__@@Base+0x111374c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #208]! @ 1810e2c <__bss_end__@@Base+0x111377c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #240]! @ 1810e5c <__bss_end__@@Base+0x11137ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #272]! @ 1810e8c <__bss_end__@@Base+0x11137dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #304]! @ 1810ebc <__bss_end__@@Base+0x111380c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #336]! @ 1810eec <__bss_end__@@Base+0x111383c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #368]! @ 1810f1c <__bss_end__@@Base+0x111386c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #400]! @ 1810f4c <__bss_end__@@Base+0x111389c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #432]! @ 1810f7c <__bss_end__@@Base+0x11138cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #464]! @ 1810fac <__bss_end__@@Base+0x11138fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #496]! @ 1810fdc <__bss_end__@@Base+0x111392c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #528]! @ 181100c <__bss_end__@@Base+0x111395c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #12 │ │ │ │ │ + ldccc 15, cr5, [pc, #560]! @ 181103c <__bss_end__@@Base+0x111398c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #592]! @ 181106c <__bss_end__@@Base+0x11139bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #624]! @ 181109c <__bss_end__@@Base+0x11139ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr5, [pc, #656]! @ 18110cc <__bss_end__@@Base+0x1113a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr5, [pc, #688]! @ 18110fc <__bss_end__@@Base+0x1113a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #720]! @ 181112c <__bss_end__@@Base+0x1113a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r6 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #752]! @ 181115c <__bss_end__@@Base+0x1113aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr5, [pc, #784]! @ 181118c <__bss_end__@@Base+0x1113adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr5, [pc, #816]! @ 18111bc <__bss_end__@@Base+0x1113b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r0, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #100 @ 0x64 @ │ │ │ │ │ + ldccc 15, cr5, [pc, #848]! @ 18111ec <__bss_end__@@Base+0x1113b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #108 @ 0x6c @ │ │ │ │ │ + ldccc 15, cr5, [pc, #880]! @ 181121c <__bss_end__@@Base+0x1113b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #13 │ │ │ │ │ + ldccc 15, cr5, [pc, #912]! @ 181124c <__bss_end__@@Base+0x1113b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #13 │ │ │ │ │ + ldccc 15, cr5, [pc, #944]! @ 181127c <__bss_end__@@Base+0x1113bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr5, [pc, #976]! @ 18112ac <__bss_end__@@Base+0x1113bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr5, [pc, #1008]! @ 18112dc <__bss_end__@@Base+0x1113c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #13 │ │ │ │ │ + ldccc 0, cr6, [pc, #16]! @ 1810f0c <__bss_end__@@Base+0x111385c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #13 │ │ │ │ │ + ldccc 0, cr6, [pc, #48]! @ 1810f3c <__bss_end__@@Base+0x111388c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr6, [pc, #80]! @ 1810f6c <__bss_end__@@Base+0x11138bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr6, [pc, #112]! @ 1810f9c <__bss_end__@@Base+0x11138ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #144]! @ 1810fcc <__bss_end__@@Base+0x111391c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #176]! @ 1810ffc <__bss_end__@@Base+0x111394c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #208]! @ 181102c <__bss_end__@@Base+0x111397c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #240]! @ 181105c <__bss_end__@@Base+0x11139ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #272]! @ 181108c <__bss_end__@@Base+0x11139dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #304]! @ 18110bc <__bss_end__@@Base+0x1113a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r0, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #336]! @ 18110ec <__bss_end__@@Base+0x1113a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #368]! @ 181111c <__bss_end__@@Base+0x1113a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01810fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #400]! @ 181114c <__bss_end__@@Base+0x1113a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #432]! @ 181117c <__bss_end__@@Base+0x1113acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #464]! @ 18111ac <__bss_end__@@Base+0x1113afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r0, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #496]! @ 18111dc <__bss_end__@@Base+0x1113b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #528]! @ 181120c <__bss_end__@@Base+0x1113b5c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r2, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #14 │ │ │ │ │ + ldccc 0, cr6, [pc, #560]! @ 181124c <__bss_end__@@Base+0x1113b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #592]! @ 181127c <__bss_end__@@Base+0x1113bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #624]! @ 18112ac <__bss_end__@@Base+0x1113bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr6, [pc, #656]! @ 18112dc <__bss_end__@@Base+0x1113c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr6, [pc, #688]! @ 181130c <__bss_end__@@Base+0x1113c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #720]! @ 181133c <__bss_end__@@Base+0x1113c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r7 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #752]! @ 181136c <__bss_end__@@Base+0x1113cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr6, [pc, #784]! @ 181139c <__bss_end__@@Base+0x1113cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr6, [pc, #816]! @ 18113cc <__bss_end__@@Base+0x1113d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #116 @ 0x74 @ │ │ │ │ │ + ldccc 0, cr6, [pc, #848]! @ 18113fc <__bss_end__@@Base+0x1113d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #124 @ 0x7c @ │ │ │ │ │ + ldccc 0, cr6, [pc, #880]! @ 181142c <__bss_end__@@Base+0x1113d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #15 │ │ │ │ │ + ldccc 0, cr6, [pc, #912]! @ 181145c <__bss_end__@@Base+0x1113dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #15 │ │ │ │ │ + ldccc 0, cr6, [pc, #944]! @ 181148c <__bss_end__@@Base+0x1113ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr6, [pc, #976]! @ 18114bc <__bss_end__@@Base+0x1113e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr6, [pc, #1008]! @ 18114ec <__bss_end__@@Base+0x1113e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #15 │ │ │ │ │ + ldccc 1, cr6, [pc, #16]! @ 181111c <__bss_end__@@Base+0x1113a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #15 │ │ │ │ │ + ldccc 1, cr6, [pc, #48]! @ 181114c <__bss_end__@@Base+0x1113a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr6, [pc, #80]! @ 181117c <__bss_end__@@Base+0x1113acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr6, [pc, #112]! @ 18111ac <__bss_end__@@Base+0x1113afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #144]! @ 18111dc <__bss_end__@@Base+0x1113b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #176]! @ 181120c <__bss_end__@@Base+0x1113b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #208]! @ 181123c <__bss_end__@@Base+0x1113b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #240]! @ 181126c <__bss_end__@@Base+0x1113bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #272]! @ 181129c <__bss_end__@@Base+0x1113bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #304]! @ 18112cc <__bss_end__@@Base+0x1113c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #336]! @ 18112fc <__bss_end__@@Base+0x1113c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018111b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #368]! @ 181132c <__bss_end__@@Base+0x1113c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #400]! @ 181135c <__bss_end__@@Base+0x1113cac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #432]! @ 181138c <__bss_end__@@Base+0x1113cdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #464]! @ 18113bc <__bss_end__@@Base+0x1113d0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #496]! @ 18113ec <__bss_end__@@Base+0x1113d3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #528]! @ 181141c <__bss_end__@@Base+0x1113d6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #16 │ │ │ │ │ + ldccc 1, cr6, [pc, #560]! @ 181144c <__bss_end__@@Base+0x1113d9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #592]! @ 181147c <__bss_end__@@Base+0x1113dcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #624]! @ 18114ac <__bss_end__@@Base+0x1113dfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr6, [pc, #656]! @ 18114dc <__bss_end__@@Base+0x1113e2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr6, [pc, #688]! @ 181150c <__bss_end__@@Base+0x1113e5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #720]! @ 181153c <__bss_end__@@Base+0x1113e8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r8 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #752]! @ 181156c <__bss_end__@@Base+0x1113ebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr6, [pc, #784]! @ 181159c <__bss_end__@@Base+0x1113eec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr6, [pc, #816]! @ 18115cc <__bss_end__@@Base+0x1113f1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #132 @ 0x84 @ │ │ │ │ │ + ldccc 1, cr6, [pc, #848]! @ 18115fc <__bss_end__@@Base+0x1113f4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018112b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #140 @ 0x8c @ │ │ │ │ │ + ldccc 1, cr6, [pc, #880]! @ 181162c <__bss_end__@@Base+0x1113f7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #17 │ │ │ │ │ + ldccc 1, cr6, [pc, #912]! @ 181165c <__bss_end__@@Base+0x1113fac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #17 │ │ │ │ │ + ldccc 1, cr6, [pc, #944]! @ 181168c <__bss_end__@@Base+0x1113fdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr6, [pc, #976]! @ 18116bc <__bss_end__@@Base+0x111400c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr6, [pc, #1008]! @ 18116ec <__bss_end__@@Base+0x111403c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #17 │ │ │ │ │ + ldccc 2, cr6, [pc, #16]! @ 181131c <__bss_end__@@Base+0x1113c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #17 │ │ │ │ │ + ldccc 2, cr6, [pc, #48]! @ 181134c <__bss_end__@@Base+0x1113c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr6, [pc, #80]! @ 181137c <__bss_end__@@Base+0x1113ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr6, [pc, #112]! @ 18113ac <__bss_end__@@Base+0x1113cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #144]! @ 18113dc <__bss_end__@@Base+0x1113d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #176]! @ 181140c <__bss_end__@@Base+0x1113d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #208]! @ 181143c <__bss_end__@@Base+0x1113d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #240]! @ 181146c <__bss_end__@@Base+0x1113dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #272]! @ 181149c <__bss_end__@@Base+0x1113dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #304]! @ 18114cc <__bss_end__@@Base+0x1113e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #336]! @ 18114fc <__bss_end__@@Base+0x1113e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018113b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #368]! @ 181152c <__bss_end__@@Base+0x1113e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #400]! @ 181155c <__bss_end__@@Base+0x1113eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #432]! @ 181158c <__bss_end__@@Base+0x1113edc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #464]! @ 18115bc <__bss_end__@@Base+0x1113f0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #496]! @ 18115ec <__bss_end__@@Base+0x1113f3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #528]! @ 181161c <__bss_end__@@Base+0x1113f6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #18 │ │ │ │ │ + ldccc 2, cr6, [pc, #560]! @ 181164c <__bss_end__@@Base+0x1113f9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #592]! @ 181167c <__bss_end__@@Base+0x1113fcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #624]! @ 18116ac <__bss_end__@@Base+0x1113ffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr6, [pc, #656]! @ 18116dc <__bss_end__@@Base+0x111402c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr6, [pc, #688]! @ 181170c <__bss_end__@@Base+0x111405c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #720]! @ 181173c <__bss_end__@@Base+0x111408c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, r9 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #752]! @ 181176c <__bss_end__@@Base+0x11140bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr6, [pc, #784]! @ 181179c <__bss_end__@@Base+0x11140ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr6, [pc, #816]! @ 18117cc <__bss_end__@@Base+0x111411c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #148 @ 0x94 @ │ │ │ │ │ + ldccc 2, cr6, [pc, #848]! @ 18117fc <__bss_end__@@Base+0x111414c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018114b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #156 @ 0x9c @ │ │ │ │ │ + ldccc 2, cr6, [pc, #880]! @ 181182c <__bss_end__@@Base+0x111417c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #19 │ │ │ │ │ + ldccc 2, cr6, [pc, #912]! @ 181185c <__bss_end__@@Base+0x11141ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #19 │ │ │ │ │ + ldccc 2, cr6, [pc, #944]! @ 181188c <__bss_end__@@Base+0x11141dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr6, [pc, #976]! @ 18118bc <__bss_end__@@Base+0x111420c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr6, [pc, #1008]! @ 18118ec <__bss_end__@@Base+0x111423c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #19 │ │ │ │ │ + ldccc 3, cr6, [pc, #16]! @ 181151c <__bss_end__@@Base+0x1113e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #19 │ │ │ │ │ + ldccc 3, cr6, [pc, #48]! @ 181154c <__bss_end__@@Base+0x1113e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr6, [pc, #80]! @ 181157c <__bss_end__@@Base+0x1113ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr6, [pc, #112]! @ 18115ac <__bss_end__@@Base+0x1113efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #144]! @ 18115dc <__bss_end__@@Base+0x1113f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #176]! @ 181160c <__bss_end__@@Base+0x1113f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #208]! @ 181163c <__bss_end__@@Base+0x1113f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #240]! @ 181166c <__bss_end__@@Base+0x1113fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #272]! @ 181169c <__bss_end__@@Base+0x1113fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #304]! @ 18116cc <__bss_end__@@Base+0x111401c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #336]! @ 18116fc <__bss_end__@@Base+0x111404c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018115b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #368]! @ 181172c <__bss_end__@@Base+0x111407c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #400]! @ 181175c <__bss_end__@@Base+0x11140ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #432]! @ 181178c <__bss_end__@@Base+0x11140dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #464]! @ 18117bc <__bss_end__@@Base+0x111410c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #496]! @ 18117ec <__bss_end__@@Base+0x111413c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #528]! @ 181181c <__bss_end__@@Base+0x111416c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #20 │ │ │ │ │ + ldccc 3, cr6, [pc, #560]! @ 181184c <__bss_end__@@Base+0x111419c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #592]! @ 181187c <__bss_end__@@Base+0x11141cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #624]! @ 18118ac <__bss_end__@@Base+0x11141fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr6, [pc, #656]! @ 18118dc <__bss_end__@@Base+0x111422c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr6, [pc, #688]! @ 181190c <__bss_end__@@Base+0x111425c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #720]! @ 181193c <__bss_end__@@Base+0x111428c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, sl @ │ │ │ │ │ + ldccc 3, cr6, [pc, #752]! @ 181196c <__bss_end__@@Base+0x11142bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr6, [pc, #784]! @ 181199c <__bss_end__@@Base+0x11142ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr6, [pc, #816]! @ 18119cc <__bss_end__@@Base+0x111431c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #164 @ 0xa4 @ │ │ │ │ │ + ldccc 3, cr6, [pc, #848]! @ 18119fc <__bss_end__@@Base+0x111434c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018116b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #172 @ 0xac @ │ │ │ │ │ + ldccc 3, cr6, [pc, #880]! @ 1811a2c <__bss_end__@@Base+0x111437c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #21 │ │ │ │ │ + ldccc 3, cr6, [pc, #912]! @ 1811a5c <__bss_end__@@Base+0x11143ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #21 │ │ │ │ │ + ldccc 3, cr6, [pc, #944]! @ 1811a8c <__bss_end__@@Base+0x11143dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr6, [pc, #976]! @ 1811abc <__bss_end__@@Base+0x111440c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr6, [pc, #1008]! @ 1811aec <__bss_end__@@Base+0x111443c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #21 │ │ │ │ │ + ldccc 4, cr6, [pc, #16]! @ 181171c <__bss_end__@@Base+0x111406c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #21 │ │ │ │ │ + ldccc 4, cr6, [pc, #48]! @ 181174c <__bss_end__@@Base+0x111409c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr6, [pc, #80]! @ 181177c <__bss_end__@@Base+0x11140cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr6, [pc, #112]! @ 18117ac <__bss_end__@@Base+0x11140fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #144]! @ 18117dc <__bss_end__@@Base+0x111412c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #176]! @ 181180c <__bss_end__@@Base+0x111415c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #208]! @ 181183c <__bss_end__@@Base+0x111418c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #240]! @ 181186c <__bss_end__@@Base+0x11141bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #272]! @ 181189c <__bss_end__@@Base+0x11141ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #304]! @ 18118cc <__bss_end__@@Base+0x111421c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #336]! @ 18118fc <__bss_end__@@Base+0x111424c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018117b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #368]! @ 181192c <__bss_end__@@Base+0x111427c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #400]! @ 181195c <__bss_end__@@Base+0x11142ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #432]! @ 181198c <__bss_end__@@Base+0x11142dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #464]! @ 18119bc <__bss_end__@@Base+0x111430c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #496]! @ 18119ec <__bss_end__@@Base+0x111433c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #528]! @ 1811a1c <__bss_end__@@Base+0x111436c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #22 │ │ │ │ │ + ldccc 4, cr6, [pc, #560]! @ 1811a4c <__bss_end__@@Base+0x111439c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #592]! @ 1811a7c <__bss_end__@@Base+0x11143cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #624]! @ 1811aac <__bss_end__@@Base+0x11143fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr6, [pc, #656]! @ 1811adc <__bss_end__@@Base+0x111442c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr6, [pc, #688]! @ 1811b0c <__bss_end__@@Base+0x111445c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #720]! @ 1811b3c <__bss_end__@@Base+0x111448c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, fp @ │ │ │ │ │ + ldccc 4, cr6, [pc, #752]! @ 1811b6c <__bss_end__@@Base+0x11144bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr6, [pc, #784]! @ 1811b9c <__bss_end__@@Base+0x11144ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr6, [pc, #816]! @ 1811bcc <__bss_end__@@Base+0x111451c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #180 @ 0xb4 @ │ │ │ │ │ + ldccc 4, cr6, [pc, #848]! @ 1811bfc <__bss_end__@@Base+0x111454c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018118b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #188 @ 0xbc @ │ │ │ │ │ + ldccc 4, cr6, [pc, #880]! @ 1811c2c <__bss_end__@@Base+0x111457c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #23 │ │ │ │ │ + ldccc 4, cr6, [pc, #912]! @ 1811c5c <__bss_end__@@Base+0x11145ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #23 │ │ │ │ │ + ldccc 4, cr6, [pc, #944]! @ 1811c8c <__bss_end__@@Base+0x11145dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr6, [pc, #976]! @ 1811cbc <__bss_end__@@Base+0x111460c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr6, [pc, #1008]! @ 1811cec <__bss_end__@@Base+0x111463c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #23 │ │ │ │ │ + ldccc 5, cr6, [pc, #16]! @ 181191c <__bss_end__@@Base+0x111426c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #23 │ │ │ │ │ + ldccc 5, cr6, [pc, #48]! @ 181194c <__bss_end__@@Base+0x111429c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr6, [pc, #80]! @ 181197c <__bss_end__@@Base+0x11142cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr6, [pc, #112]! @ 18119ac <__bss_end__@@Base+0x11142fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #144]! @ 18119dc <__bss_end__@@Base+0x111432c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #176]! @ 1811a0c <__bss_end__@@Base+0x111435c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #208]! @ 1811a3c <__bss_end__@@Base+0x111438c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #240]! @ 1811a6c <__bss_end__@@Base+0x11143bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #272]! @ 1811a9c <__bss_end__@@Base+0x11143ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #304]! @ 1811acc <__bss_end__@@Base+0x111441c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #336]! @ 1811afc <__bss_end__@@Base+0x111444c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018119b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #368]! @ 1811b2c <__bss_end__@@Base+0x111447c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #400]! @ 1811b5c <__bss_end__@@Base+0x11144ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #432]! @ 1811b8c <__bss_end__@@Base+0x11144dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #464]! @ 1811bbc <__bss_end__@@Base+0x111450c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #496]! @ 1811bec <__bss_end__@@Base+0x111453c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #528]! @ 1811c1c <__bss_end__@@Base+0x111456c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #24 │ │ │ │ │ + ldccc 5, cr6, [pc, #560]! @ 1811c4c <__bss_end__@@Base+0x111459c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #592]! @ 1811c7c <__bss_end__@@Base+0x11145cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #624]! @ 1811cac <__bss_end__@@Base+0x11145fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr6, [pc, #656]! @ 1811cdc <__bss_end__@@Base+0x111462c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr6, [pc, #688]! @ 1811d0c <__bss_end__@@Base+0x111465c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #720]! @ 1811d3c <__bss_end__@@Base+0x111468c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, ip @ │ │ │ │ │ + ldccc 5, cr6, [pc, #752]! @ 1811d6c <__bss_end__@@Base+0x11146bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr6, [pc, #784]! @ 1811d9c <__bss_end__@@Base+0x11146ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr6, [pc, #816]! @ 1811dcc <__bss_end__@@Base+0x111471c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #196 @ 0xc4 @ │ │ │ │ │ + ldccc 5, cr6, [pc, #848]! @ 1811dfc <__bss_end__@@Base+0x111474c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #204 @ 0xcc @ │ │ │ │ │ + ldccc 5, cr6, [pc, #880]! @ 1811e2c <__bss_end__@@Base+0x111477c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #25 │ │ │ │ │ + ldccc 5, cr6, [pc, #912]! @ 1811e5c <__bss_end__@@Base+0x11147ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #25 │ │ │ │ │ + ldccc 5, cr6, [pc, #944]! @ 1811e8c <__bss_end__@@Base+0x11147dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr6, [pc, #976]! @ 1811ebc <__bss_end__@@Base+0x111480c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr6, [pc, #1008]! @ 1811eec <__bss_end__@@Base+0x111483c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #25 │ │ │ │ │ + ldccc 6, cr6, [pc, #16]! @ 1811b1c <__bss_end__@@Base+0x111446c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #25 │ │ │ │ │ + ldccc 6, cr6, [pc, #48]! @ 1811b4c <__bss_end__@@Base+0x111449c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr6, [pc, #80]! @ 1811b7c <__bss_end__@@Base+0x11144cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr6, [pc, #112]! @ 1811bac <__bss_end__@@Base+0x11144fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #144]! @ 1811bdc <__bss_end__@@Base+0x111452c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #176]! @ 1811c0c <__bss_end__@@Base+0x111455c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #208]! @ 1811c3c <__bss_end__@@Base+0x111458c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #240]! @ 1811c6c <__bss_end__@@Base+0x11145bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #272]! @ 1811c9c <__bss_end__@@Base+0x11145ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #304]! @ 1811ccc <__bss_end__@@Base+0x111461c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #336]! @ 1811cfc <__bss_end__@@Base+0x111464c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #368]! @ 1811d2c <__bss_end__@@Base+0x111467c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #400]! @ 1811d5c <__bss_end__@@Base+0x11146ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #432]! @ 1811d8c <__bss_end__@@Base+0x11146dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #464]! @ 1811dbc <__bss_end__@@Base+0x111470c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #496]! @ 1811dec <__bss_end__@@Base+0x111473c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #528]! @ 1811e1c <__bss_end__@@Base+0x111476c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #26 │ │ │ │ │ + ldccc 6, cr6, [pc, #560]! @ 1811e4c <__bss_end__@@Base+0x111479c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #592]! @ 1811e7c <__bss_end__@@Base+0x11147cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #624]! @ 1811eac <__bss_end__@@Base+0x11147fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr6, [pc, #656]! @ 1811edc <__bss_end__@@Base+0x111482c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr6, [pc, #688]! @ 1811f0c <__bss_end__@@Base+0x111485c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #720]! @ 1811f3c <__bss_end__@@Base+0x111488c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, sp @ │ │ │ │ │ + ldccc 6, cr6, [pc, #752]! @ 1811f6c <__bss_end__@@Base+0x11148bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr6, [pc, #784]! @ 1811f9c <__bss_end__@@Base+0x11148ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr6, [pc, #816]! @ 1811fcc <__bss_end__@@Base+0x111491c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #212 @ 0xd4 @ │ │ │ │ │ + ldccc 6, cr6, [pc, #848]! @ 1811ffc <__bss_end__@@Base+0x111494c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #220 @ 0xdc @ │ │ │ │ │ + ldccc 6, cr6, [pc, #880]! @ 181202c <__bss_end__@@Base+0x111497c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #27 │ │ │ │ │ + ldccc 6, cr6, [pc, #912]! @ 181205c <__bss_end__@@Base+0x11149ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #27 │ │ │ │ │ + ldccc 6, cr6, [pc, #944]! @ 181208c <__bss_end__@@Base+0x11149dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr6, [pc, #976]! @ 18120bc <__bss_end__@@Base+0x1114a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr6, [pc, #1008]! @ 18120ec <__bss_end__@@Base+0x1114a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #27 │ │ │ │ │ + ldccc 7, cr6, [pc, #16]! @ 1811d1c <__bss_end__@@Base+0x111466c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #27 │ │ │ │ │ + ldccc 7, cr6, [pc, #48]! @ 1811d4c <__bss_end__@@Base+0x111469c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr6, [pc, #80]! @ 1811d7c <__bss_end__@@Base+0x11146cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr6, [pc, #112]! @ 1811dac <__bss_end__@@Base+0x11146fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #144]! @ 1811ddc <__bss_end__@@Base+0x111472c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #176]! @ 1811e0c <__bss_end__@@Base+0x111475c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #208]! @ 1811e3c <__bss_end__@@Base+0x111478c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #240]! @ 1811e6c <__bss_end__@@Base+0x11147bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #272]! @ 1811e9c <__bss_end__@@Base+0x11147ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #304]! @ 1811ecc <__bss_end__@@Base+0x111481c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #336]! @ 1811efc <__bss_end__@@Base+0x111484c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #368]! @ 1811f2c <__bss_end__@@Base+0x111487c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #400]! @ 1811f5c <__bss_end__@@Base+0x11148ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #432]! @ 1811f8c <__bss_end__@@Base+0x11148dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #464]! @ 1811fbc <__bss_end__@@Base+0x111490c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #496]! @ 1811fec <__bss_end__@@Base+0x111493c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #528]! @ 181201c <__bss_end__@@Base+0x111496c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #28 │ │ │ │ │ + ldccc 7, cr6, [pc, #560]! @ 181204c <__bss_end__@@Base+0x111499c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #592]! @ 181207c <__bss_end__@@Base+0x11149cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #624]! @ 18120ac <__bss_end__@@Base+0x11149fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr6, [pc, #656]! @ 18120dc <__bss_end__@@Base+0x1114a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr6, [pc, #688]! @ 181210c <__bss_end__@@Base+0x1114a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #720]! @ 181213c <__bss_end__@@Base+0x1114a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, lr @ │ │ │ │ │ + ldccc 7, cr6, [pc, #752]! @ 181216c <__bss_end__@@Base+0x1114abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr6, [pc, #784]! @ 181219c <__bss_end__@@Base+0x1114aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r1, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr6, [pc, #816]! @ 18121cc <__bss_end__@@Base+0x1114b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #228 @ 0xe4 @ │ │ │ │ │ + ldccc 7, cr6, [pc, #848]! @ 18121fc <__bss_end__@@Base+0x1114b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #236 @ 0xec @ │ │ │ │ │ + ldccc 7, cr6, [pc, #880]! @ 181222c <__bss_end__@@Base+0x1114b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #29 │ │ │ │ │ + ldccc 7, cr6, [pc, #912]! @ 181225c <__bss_end__@@Base+0x1114bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #29 │ │ │ │ │ + ldccc 7, cr6, [pc, #944]! @ 181228c <__bss_end__@@Base+0x1114bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr6, [pc, #976]! @ 18122bc <__bss_end__@@Base+0x1114c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr6, [pc, #1008]! @ 18122ec <__bss_end__@@Base+0x1114c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #29 │ │ │ │ │ + ldccc 8, cr6, [pc, #16]! @ 1811f1c <__bss_end__@@Base+0x111486c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #29 │ │ │ │ │ + ldccc 8, cr6, [pc, #48]! @ 1811f4c <__bss_end__@@Base+0x111489c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr6, [pc, #80]! @ 1811f7c <__bss_end__@@Base+0x11148cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr6, [pc, #112]! @ 1811fac <__bss_end__@@Base+0x11148fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #144]! @ 1811fdc <__bss_end__@@Base+0x111492c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #176]! @ 181200c <__bss_end__@@Base+0x111495c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #208]! @ 181203c <__bss_end__@@Base+0x111498c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #240]! @ 181206c <__bss_end__@@Base+0x11149bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #272]! @ 181209c <__bss_end__@@Base+0x11149ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r1, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #304]! @ 18120cc <__bss_end__@@Base+0x1114a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #336]! @ 18120fc <__bss_end__@@Base+0x1114a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01811fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #368]! @ 181212c <__bss_end__@@Base+0x1114a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #400]! @ 181215c <__bss_end__@@Base+0x1114aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r1, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #432]! @ 181218c <__bss_end__@@Base+0x1114adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r1, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #464]! @ 18121bc <__bss_end__@@Base+0x1114b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #496]! @ 18121ec <__bss_end__@@Base+0x1114b3c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r3, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #528]! @ 181222c <__bss_end__@@Base+0x1114b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #30 │ │ │ │ │ + ldccc 8, cr6, [pc, #560]! @ 181225c <__bss_end__@@Base+0x1114bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #592]! @ 181228c <__bss_end__@@Base+0x1114bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #624]! @ 18122bc <__bss_end__@@Base+0x1114c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr6, [pc, #656]! @ 18122ec <__bss_end__@@Base+0x1114c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr6, [pc, #688]! @ 181231c <__bss_end__@@Base+0x1114c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, r4, pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #720]! @ 181234c <__bss_end__@@Base+0x1114c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi pc, r9, ip, pc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #752]! @ 181237c <__bss_end__@@Base+0x1114ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr6, [pc, #784]! @ 18123ac <__bss_end__@@Base+0x1114cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr6, [pc, #816]! @ 18123dc <__bss_end__@@Base+0x1114d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #244 @ 0xf4 @ │ │ │ │ │ + ldccc 8, cr6, [pc, #848]! @ 181240c <__bss_end__@@Base+0x1114d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi pc, [r9], #252 @ 0xfc @ │ │ │ │ │ + ldccc 8, cr6, [pc, #880]! @ 181243c <__bss_end__@@Base+0x1114d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, asr #31 │ │ │ │ │ + ldccc 8, cr6, [pc, #912]! @ 181246c <__bss_end__@@Base+0x1114dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, asr #31 │ │ │ │ │ + ldccc 8, cr6, [pc, #944]! @ 181249c <__bss_end__@@Base+0x1114dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr6, [pc, #976]! @ 18124cc <__bss_end__@@Base+0x1114e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi pc, [r9], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr6, [pc, #1008]! @ 18124fc <__bss_end__@@Base+0x1114e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf6904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi pc, r9, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf690c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbf6914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi pc, [r9], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbf691c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4 │ │ │ │ │ + @ instruction: 0x3dbf6924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip │ │ │ │ │ + @ instruction: 0x3dbf692c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf6934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf693c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf6944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf694c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018121b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf6954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf695c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf6964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf696c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf6974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf697c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbf6984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbf698c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf6994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf699c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf69a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf69ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbf69b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbf69bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf69c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf69cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018122b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf69d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf69dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf69e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf69ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf69f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf69fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf6a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf6a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf6a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf6a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf6a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf6a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf6a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf6a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf6a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf6a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018123b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf6a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf6a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf6a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf6a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf6a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf6a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf6a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf6a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf6a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf6a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf6aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf6aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbf6ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbf6abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf6ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf6acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018124b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf6ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf6adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf6ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf6aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf6af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf6afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf6b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf6b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf6b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf6b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf6b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf6b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf6b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf6b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf6b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf6b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018125b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf6b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf6b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf6b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf6b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf6b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf6b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf6b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf6b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf6b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf6b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf6ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf6bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbf6bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbf6bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf6bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf6bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018126b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf6bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf6bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf6be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf6bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf6bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf6bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #5 │ │ │ │ │ + ldccc 12, cr6, [pc, #16]! @ 181272c <__bss_end__@@Base+0x111507c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #5 │ │ │ │ │ + ldccc 12, cr6, [pc, #48]! @ 181275c <__bss_end__@@Base+0x11150ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr6, [pc, #80]! @ 181278c <__bss_end__@@Base+0x11150dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr6, [pc, #112]! @ 18127bc <__bss_end__@@Base+0x111510c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #144]! @ 18127ec <__bss_end__@@Base+0x111513c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #176]! @ 181281c <__bss_end__@@Base+0x111516c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #208]! @ 181284c <__bss_end__@@Base+0x111519c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #240]! @ 181287c <__bss_end__@@Base+0x11151cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #272]! @ 18128ac <__bss_end__@@Base+0x11151fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #304]! @ 18128dc <__bss_end__@@Base+0x111522c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018127b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #336]! @ 181290c <__bss_end__@@Base+0x111525c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #368]! @ 181293c <__bss_end__@@Base+0x111528c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #400]! @ 181296c <__bss_end__@@Base+0x11152bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #432]! @ 181299c <__bss_end__@@Base+0x11152ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #464]! @ 18129cc <__bss_end__@@Base+0x111531c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #496]! @ 18129fc <__bss_end__@@Base+0x111534c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #528]! @ 1812a2c <__bss_end__@@Base+0x111537c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #6 │ │ │ │ │ + ldccc 12, cr6, [pc, #560]! @ 1812a5c <__bss_end__@@Base+0x11153ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #592]! @ 1812a8c <__bss_end__@@Base+0x11153dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #624]! @ 1812abc <__bss_end__@@Base+0x111540c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr6, [pc, #656]! @ 1812aec <__bss_end__@@Base+0x111543c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr6, [pc, #688]! @ 1812b1c <__bss_end__@@Base+0x111546c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #720]! @ 1812b4c <__bss_end__@@Base+0x111549c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r3 │ │ │ │ │ + ldccc 12, cr6, [pc, #752]! @ 1812b7c <__bss_end__@@Base+0x11154cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr6, [pc, #784]! @ 1812bac <__bss_end__@@Base+0x11154fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr6, [pc, #816]! @ 1812bdc <__bss_end__@@Base+0x111552c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018128b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr6, [pc, #848]! @ 1812c0c <__bss_end__@@Base+0x111555c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr6, [pc, #880]! @ 1812c3c <__bss_end__@@Base+0x111558c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #7 │ │ │ │ │ + ldccc 12, cr6, [pc, #912]! @ 1812c6c <__bss_end__@@Base+0x11155bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #7 │ │ │ │ │ + ldccc 12, cr6, [pc, #944]! @ 1812c9c <__bss_end__@@Base+0x11155ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr6, [pc, #976]! @ 1812ccc <__bss_end__@@Base+0x111561c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr6, [pc, #1008]! @ 1812cfc <__bss_end__@@Base+0x111564c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #7 │ │ │ │ │ + ldccc 13, cr6, [pc, #16]! @ 181292c <__bss_end__@@Base+0x111527c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #7 │ │ │ │ │ + ldccc 13, cr6, [pc, #48]! @ 181295c <__bss_end__@@Base+0x11152ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr6, [pc, #80]! @ 181298c <__bss_end__@@Base+0x11152dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr6, [pc, #112]! @ 18129bc <__bss_end__@@Base+0x111530c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #144]! @ 18129ec <__bss_end__@@Base+0x111533c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #176]! @ 1812a1c <__bss_end__@@Base+0x111536c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #208]! @ 1812a4c <__bss_end__@@Base+0x111539c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #240]! @ 1812a7c <__bss_end__@@Base+0x11153cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #272]! @ 1812aac <__bss_end__@@Base+0x11153fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #304]! @ 1812adc <__bss_end__@@Base+0x111542c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018129b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #336]! @ 1812b0c <__bss_end__@@Base+0x111545c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #368]! @ 1812b3c <__bss_end__@@Base+0x111548c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #400]! @ 1812b6c <__bss_end__@@Base+0x11154bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #432]! @ 1812b9c <__bss_end__@@Base+0x11154ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #464]! @ 1812bcc <__bss_end__@@Base+0x111551c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #496]! @ 1812bfc <__bss_end__@@Base+0x111554c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #528]! @ 1812c2c <__bss_end__@@Base+0x111557c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #8 │ │ │ │ │ + ldccc 13, cr6, [pc, #560]! @ 1812c5c <__bss_end__@@Base+0x11155ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #592]! @ 1812c8c <__bss_end__@@Base+0x11155dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #624]! @ 1812cbc <__bss_end__@@Base+0x111560c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr6, [pc, #656]! @ 1812cec <__bss_end__@@Base+0x111563c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr6, [pc, #688]! @ 1812d1c <__bss_end__@@Base+0x111566c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #720]! @ 1812d4c <__bss_end__@@Base+0x111569c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r4 │ │ │ │ │ + ldccc 13, cr6, [pc, #752]! @ 1812d7c <__bss_end__@@Base+0x11156cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr6, [pc, #784]! @ 1812dac <__bss_end__@@Base+0x11156fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr6, [pc, #816]! @ 1812ddc <__bss_end__@@Base+0x111572c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr6, [pc, #848]! @ 1812e0c <__bss_end__@@Base+0x111575c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr6, [pc, #880]! @ 1812e3c <__bss_end__@@Base+0x111578c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #9 │ │ │ │ │ + ldccc 13, cr6, [pc, #912]! @ 1812e6c <__bss_end__@@Base+0x11157bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #9 │ │ │ │ │ + ldccc 13, cr6, [pc, #944]! @ 1812e9c <__bss_end__@@Base+0x11157ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr6, [pc, #976]! @ 1812ecc <__bss_end__@@Base+0x111581c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr6, [pc, #1008]! @ 1812efc <__bss_end__@@Base+0x111584c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #9 │ │ │ │ │ + ldccc 14, cr6, [pc, #16]! @ 1812b2c <__bss_end__@@Base+0x111547c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #9 │ │ │ │ │ + ldccc 14, cr6, [pc, #48]! @ 1812b5c <__bss_end__@@Base+0x11154ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr6, [pc, #80]! @ 1812b8c <__bss_end__@@Base+0x11154dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr6, [pc, #112]! @ 1812bbc <__bss_end__@@Base+0x111550c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #144]! @ 1812bec <__bss_end__@@Base+0x111553c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #176]! @ 1812c1c <__bss_end__@@Base+0x111556c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #208]! @ 1812c4c <__bss_end__@@Base+0x111559c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #240]! @ 1812c7c <__bss_end__@@Base+0x11155cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #272]! @ 1812cac <__bss_end__@@Base+0x11155fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #304]! @ 1812cdc <__bss_end__@@Base+0x111562c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #336]! @ 1812d0c <__bss_end__@@Base+0x111565c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #368]! @ 1812d3c <__bss_end__@@Base+0x111568c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #400]! @ 1812d6c <__bss_end__@@Base+0x11156bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #432]! @ 1812d9c <__bss_end__@@Base+0x11156ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #464]! @ 1812dcc <__bss_end__@@Base+0x111571c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #496]! @ 1812dfc <__bss_end__@@Base+0x111574c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #528]! @ 1812e2c <__bss_end__@@Base+0x111577c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #10 │ │ │ │ │ + ldccc 14, cr6, [pc, #560]! @ 1812e5c <__bss_end__@@Base+0x11157ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #592]! @ 1812e8c <__bss_end__@@Base+0x11157dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #624]! @ 1812ebc <__bss_end__@@Base+0x111580c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr6, [pc, #656]! @ 1812eec <__bss_end__@@Base+0x111583c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr6, [pc, #688]! @ 1812f1c <__bss_end__@@Base+0x111586c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #720]! @ 1812f4c <__bss_end__@@Base+0x111589c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r5 │ │ │ │ │ + ldccc 14, cr6, [pc, #752]! @ 1812f7c <__bss_end__@@Base+0x11158cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr6, [pc, #784]! @ 1812fac <__bss_end__@@Base+0x11158fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr6, [pc, #816]! @ 1812fdc <__bss_end__@@Base+0x111592c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr6, [pc, #848]! @ 181300c <__bss_end__@@Base+0x111595c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr6, [pc, #880]! @ 181303c <__bss_end__@@Base+0x111598c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #11 │ │ │ │ │ + ldccc 14, cr6, [pc, #912]! @ 181306c <__bss_end__@@Base+0x11159bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #11 │ │ │ │ │ + ldccc 14, cr6, [pc, #944]! @ 181309c <__bss_end__@@Base+0x11159ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr6, [pc, #976]! @ 18130cc <__bss_end__@@Base+0x1115a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr6, [pc, #1008]! @ 18130fc <__bss_end__@@Base+0x1115a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #11 │ │ │ │ │ + ldccc 15, cr6, [pc, #16]! @ 1812d2c <__bss_end__@@Base+0x111567c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #11 │ │ │ │ │ + ldccc 15, cr6, [pc, #48]! @ 1812d5c <__bss_end__@@Base+0x11156ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr6, [pc, #80]! @ 1812d8c <__bss_end__@@Base+0x11156dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr6, [pc, #112]! @ 1812dbc <__bss_end__@@Base+0x111570c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #144]! @ 1812dec <__bss_end__@@Base+0x111573c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #176]! @ 1812e1c <__bss_end__@@Base+0x111576c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #208]! @ 1812e4c <__bss_end__@@Base+0x111579c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #240]! @ 1812e7c <__bss_end__@@Base+0x11157cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #272]! @ 1812eac <__bss_end__@@Base+0x11157fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #304]! @ 1812edc <__bss_end__@@Base+0x111582c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #336]! @ 1812f0c <__bss_end__@@Base+0x111585c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #368]! @ 1812f3c <__bss_end__@@Base+0x111588c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #400]! @ 1812f6c <__bss_end__@@Base+0x11158bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #432]! @ 1812f9c <__bss_end__@@Base+0x11158ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #464]! @ 1812fcc <__bss_end__@@Base+0x111591c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #496]! @ 1812ffc <__bss_end__@@Base+0x111594c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #528]! @ 181302c <__bss_end__@@Base+0x111597c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #12 │ │ │ │ │ + ldccc 15, cr6, [pc, #560]! @ 181305c <__bss_end__@@Base+0x11159ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #592]! @ 181308c <__bss_end__@@Base+0x11159dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #624]! @ 18130bc <__bss_end__@@Base+0x1115a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr6, [pc, #656]! @ 18130ec <__bss_end__@@Base+0x1115a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr6, [pc, #688]! @ 181311c <__bss_end__@@Base+0x1115a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #720]! @ 181314c <__bss_end__@@Base+0x1115a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r6 │ │ │ │ │ + ldccc 15, cr6, [pc, #752]! @ 181317c <__bss_end__@@Base+0x1115acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r2, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr6, [pc, #784]! @ 18131ac <__bss_end__@@Base+0x1115afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr6, [pc, #816]! @ 18131dc <__bss_end__@@Base+0x1115b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr6, [pc, #848]! @ 181320c <__bss_end__@@Base+0x1115b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr6, [pc, #880]! @ 181323c <__bss_end__@@Base+0x1115b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #13 │ │ │ │ │ + ldccc 15, cr6, [pc, #912]! @ 181326c <__bss_end__@@Base+0x1115bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #13 │ │ │ │ │ + ldccc 15, cr6, [pc, #944]! @ 181329c <__bss_end__@@Base+0x1115bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr6, [pc, #976]! @ 18132cc <__bss_end__@@Base+0x1115c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr6, [pc, #1008]! @ 18132fc <__bss_end__@@Base+0x1115c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #13 │ │ │ │ │ + ldccc 0, cr7, [pc, #16]! @ 1812f2c <__bss_end__@@Base+0x111587c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #13 │ │ │ │ │ + ldccc 0, cr7, [pc, #48]! @ 1812f5c <__bss_end__@@Base+0x11158ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr7, [pc, #80]! @ 1812f8c <__bss_end__@@Base+0x11158dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr7, [pc, #112]! @ 1812fbc <__bss_end__@@Base+0x111590c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #144]! @ 1812fec <__bss_end__@@Base+0x111593c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #176]! @ 181301c <__bss_end__@@Base+0x111596c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #208]! @ 181304c <__bss_end__@@Base+0x111599c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #240]! @ 181307c <__bss_end__@@Base+0x11159cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r2, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #272]! @ 18130ac <__bss_end__@@Base+0x11159fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #304]! @ 18130dc <__bss_end__@@Base+0x1115a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01812fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #336]! @ 181310c <__bss_end__@@Base+0x1115a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #368]! @ 181313c <__bss_end__@@Base+0x1115a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #400]! @ 181316c <__bss_end__@@Base+0x1115abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r2, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #432]! @ 181319c <__bss_end__@@Base+0x1115aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #464]! @ 18131cc <__bss_end__@@Base+0x1115b1c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r4, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #496]! @ 181320c <__bss_end__@@Base+0x1115b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #528]! @ 181323c <__bss_end__@@Base+0x1115b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #14 │ │ │ │ │ + ldccc 0, cr7, [pc, #560]! @ 181326c <__bss_end__@@Base+0x1115bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #592]! @ 181329c <__bss_end__@@Base+0x1115bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #624]! @ 18132cc <__bss_end__@@Base+0x1115c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr7, [pc, #656]! @ 18132fc <__bss_end__@@Base+0x1115c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr7, [pc, #688]! @ 181332c <__bss_end__@@Base+0x1115c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #720]! @ 181335c <__bss_end__@@Base+0x1115cac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r7 │ │ │ │ │ + ldccc 0, cr7, [pc, #752]! @ 181338c <__bss_end__@@Base+0x1115cdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr7, [pc, #784]! @ 18133bc <__bss_end__@@Base+0x1115d0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr7, [pc, #816]! @ 18133ec <__bss_end__@@Base+0x1115d3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr7, [pc, #848]! @ 181341c <__bss_end__@@Base+0x1115d6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr7, [pc, #880]! @ 181344c <__bss_end__@@Base+0x1115d9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #15 │ │ │ │ │ + ldccc 0, cr7, [pc, #912]! @ 181347c <__bss_end__@@Base+0x1115dcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #15 │ │ │ │ │ + ldccc 0, cr7, [pc, #944]! @ 18134ac <__bss_end__@@Base+0x1115dfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr7, [pc, #976]! @ 18134dc <__bss_end__@@Base+0x1115e2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr7, [pc, #1008]! @ 181350c <__bss_end__@@Base+0x1115e5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #15 │ │ │ │ │ + ldccc 1, cr7, [pc, #16]! @ 181313c <__bss_end__@@Base+0x1115a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #15 │ │ │ │ │ + ldccc 1, cr7, [pc, #48]! @ 181316c <__bss_end__@@Base+0x1115abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr7, [pc, #80]! @ 181319c <__bss_end__@@Base+0x1115aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr7, [pc, #112]! @ 18131cc <__bss_end__@@Base+0x1115b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #144]! @ 18131fc <__bss_end__@@Base+0x1115b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #176]! @ 181322c <__bss_end__@@Base+0x1115b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #208]! @ 181325c <__bss_end__@@Base+0x1115bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #240]! @ 181328c <__bss_end__@@Base+0x1115bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #272]! @ 18132bc <__bss_end__@@Base+0x1115c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018131b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #304]! @ 18132ec <__bss_end__@@Base+0x1115c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #336]! @ 181331c <__bss_end__@@Base+0x1115c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #368]! @ 181334c <__bss_end__@@Base+0x1115c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #400]! @ 181337c <__bss_end__@@Base+0x1115ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #432]! @ 18133ac <__bss_end__@@Base+0x1115cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #464]! @ 18133dc <__bss_end__@@Base+0x1115d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #496]! @ 181340c <__bss_end__@@Base+0x1115d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #528]! @ 181343c <__bss_end__@@Base+0x1115d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #16 │ │ │ │ │ + ldccc 1, cr7, [pc, #560]! @ 181346c <__bss_end__@@Base+0x1115dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #592]! @ 181349c <__bss_end__@@Base+0x1115dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #624]! @ 18134cc <__bss_end__@@Base+0x1115e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr7, [pc, #656]! @ 18134fc <__bss_end__@@Base+0x1115e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr7, [pc, #688]! @ 181352c <__bss_end__@@Base+0x1115e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #720]! @ 181355c <__bss_end__@@Base+0x1115eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r8 │ │ │ │ │ + ldccc 1, cr7, [pc, #752]! @ 181358c <__bss_end__@@Base+0x1115edc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr7, [pc, #784]! @ 18135bc <__bss_end__@@Base+0x1115f0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018132b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr7, [pc, #816]! @ 18135ec <__bss_end__@@Base+0x1115f3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr7, [pc, #848]! @ 181361c <__bss_end__@@Base+0x1115f6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr7, [pc, #880]! @ 181364c <__bss_end__@@Base+0x1115f9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #17 │ │ │ │ │ + ldccc 1, cr7, [pc, #912]! @ 181367c <__bss_end__@@Base+0x1115fcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #17 │ │ │ │ │ + ldccc 1, cr7, [pc, #944]! @ 18136ac <__bss_end__@@Base+0x1115ffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr7, [pc, #976]! @ 18136dc <__bss_end__@@Base+0x111602c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr7, [pc, #1008]! @ 181370c <__bss_end__@@Base+0x111605c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #17 │ │ │ │ │ + ldccc 2, cr7, [pc, #16]! @ 181333c <__bss_end__@@Base+0x1115c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #17 │ │ │ │ │ + ldccc 2, cr7, [pc, #48]! @ 181336c <__bss_end__@@Base+0x1115cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr7, [pc, #80]! @ 181339c <__bss_end__@@Base+0x1115cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr7, [pc, #112]! @ 18133cc <__bss_end__@@Base+0x1115d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #144]! @ 18133fc <__bss_end__@@Base+0x1115d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #176]! @ 181342c <__bss_end__@@Base+0x1115d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #208]! @ 181345c <__bss_end__@@Base+0x1115dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #240]! @ 181348c <__bss_end__@@Base+0x1115ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #272]! @ 18134bc <__bss_end__@@Base+0x1115e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018133b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #304]! @ 18134ec <__bss_end__@@Base+0x1115e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #336]! @ 181351c <__bss_end__@@Base+0x1115e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #368]! @ 181354c <__bss_end__@@Base+0x1115e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #400]! @ 181357c <__bss_end__@@Base+0x1115ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #432]! @ 18135ac <__bss_end__@@Base+0x1115efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #464]! @ 18135dc <__bss_end__@@Base+0x1115f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #496]! @ 181360c <__bss_end__@@Base+0x1115f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #528]! @ 181363c <__bss_end__@@Base+0x1115f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #18 │ │ │ │ │ + ldccc 2, cr7, [pc, #560]! @ 181366c <__bss_end__@@Base+0x1115fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #592]! @ 181369c <__bss_end__@@Base+0x1115fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #624]! @ 18136cc <__bss_end__@@Base+0x111601c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr7, [pc, #656]! @ 18136fc <__bss_end__@@Base+0x111604c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr7, [pc, #688]! @ 181372c <__bss_end__@@Base+0x111607c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #720]! @ 181375c <__bss_end__@@Base+0x11160ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, r9 │ │ │ │ │ + ldccc 2, cr7, [pc, #752]! @ 181378c <__bss_end__@@Base+0x11160dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr7, [pc, #784]! @ 18137bc <__bss_end__@@Base+0x111610c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018134b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr7, [pc, #816]! @ 18137ec <__bss_end__@@Base+0x111613c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr7, [pc, #848]! @ 181381c <__bss_end__@@Base+0x111616c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr7, [pc, #880]! @ 181384c <__bss_end__@@Base+0x111619c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #19 │ │ │ │ │ + ldccc 2, cr7, [pc, #912]! @ 181387c <__bss_end__@@Base+0x11161cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #19 │ │ │ │ │ + ldccc 2, cr7, [pc, #944]! @ 18138ac <__bss_end__@@Base+0x11161fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr7, [pc, #976]! @ 18138dc <__bss_end__@@Base+0x111622c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr7, [pc, #1008]! @ 181390c <__bss_end__@@Base+0x111625c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #19 │ │ │ │ │ + ldccc 3, cr7, [pc, #16]! @ 181353c <__bss_end__@@Base+0x1115e8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #19 │ │ │ │ │ + ldccc 3, cr7, [pc, #48]! @ 181356c <__bss_end__@@Base+0x1115ebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr7, [pc, #80]! @ 181359c <__bss_end__@@Base+0x1115eec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr7, [pc, #112]! @ 18135cc <__bss_end__@@Base+0x1115f1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #144]! @ 18135fc <__bss_end__@@Base+0x1115f4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #176]! @ 181362c <__bss_end__@@Base+0x1115f7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl sl │ │ │ │ │ + ldccc 3, cr7, [pc, #208]! @ 181365c <__bss_end__@@Base+0x1115fac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl sl │ │ │ │ │ + ldccc 3, cr7, [pc, #240]! @ 181368c <__bss_end__@@Base+0x1115fdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #272]! @ 18136bc <__bss_end__@@Base+0x111600c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018135b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #304]! @ 18136ec <__bss_end__@@Base+0x111603c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr sl │ │ │ │ │ + ldccc 3, cr7, [pc, #336]! @ 181371c <__bss_end__@@Base+0x111606c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr sl │ │ │ │ │ + ldccc 3, cr7, [pc, #368]! @ 181374c <__bss_end__@@Base+0x111609c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #400]! @ 181377c <__bss_end__@@Base+0x11160cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #432]! @ 18137ac <__bss_end__@@Base+0x11160fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr sl │ │ │ │ │ + ldccc 3, cr7, [pc, #464]! @ 18137dc <__bss_end__@@Base+0x111612c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr sl │ │ │ │ │ + ldccc 3, cr7, [pc, #496]! @ 181380c <__bss_end__@@Base+0x111615c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #528]! @ 181383c <__bss_end__@@Base+0x111618c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #20 │ │ │ │ │ + ldccc 3, cr7, [pc, #560]! @ 181386c <__bss_end__@@Base+0x11161bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror sl │ │ │ │ │ + ldccc 3, cr7, [pc, #592]! @ 181389c <__bss_end__@@Base+0x11161ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror sl │ │ │ │ │ + ldccc 3, cr7, [pc, #624]! @ 18138cc <__bss_end__@@Base+0x111621c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr7, [pc, #656]! @ 18138fc <__bss_end__@@Base+0x111624c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr7, [pc, #688]! @ 181392c <__bss_end__@@Base+0x111627c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, sl │ │ │ │ │ + ldccc 3, cr7, [pc, #720]! @ 181395c <__bss_end__@@Base+0x11162ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, sl │ │ │ │ │ + ldccc 3, cr7, [pc, #752]! @ 181398c <__bss_end__@@Base+0x11162dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr7, [pc, #784]! @ 18139bc <__bss_end__@@Base+0x111630c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018136b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr7, [pc, #816]! @ 18139ec <__bss_end__@@Base+0x111633c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr7, [pc, #848]! @ 1813a1c <__bss_end__@@Base+0x111636c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr7, [pc, #880]! @ 1813a4c <__bss_end__@@Base+0x111639c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #21 │ │ │ │ │ + ldccc 3, cr7, [pc, #912]! @ 1813a7c <__bss_end__@@Base+0x11163cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #21 │ │ │ │ │ + ldccc 3, cr7, [pc, #944]! @ 1813aac <__bss_end__@@Base+0x11163fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr7, [pc, #976]! @ 1813adc <__bss_end__@@Base+0x111642c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr7, [pc, #1008]! @ 1813b0c <__bss_end__@@Base+0x111645c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #21 │ │ │ │ │ + ldccc 4, cr7, [pc, #16]! @ 181373c <__bss_end__@@Base+0x111608c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #21 │ │ │ │ │ + ldccc 4, cr7, [pc, #48]! @ 181376c <__bss_end__@@Base+0x11160bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr7, [pc, #80]! @ 181379c <__bss_end__@@Base+0x11160ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr7, [pc, #112]! @ 18137cc <__bss_end__@@Base+0x111611c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #144]! @ 18137fc <__bss_end__@@Base+0x111614c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #176]! @ 181382c <__bss_end__@@Base+0x111617c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl fp │ │ │ │ │ + ldccc 4, cr7, [pc, #208]! @ 181385c <__bss_end__@@Base+0x11161ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl fp │ │ │ │ │ + ldccc 4, cr7, [pc, #240]! @ 181388c <__bss_end__@@Base+0x11161dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #272]! @ 18138bc <__bss_end__@@Base+0x111620c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018137b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #304]! @ 18138ec <__bss_end__@@Base+0x111623c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr fp │ │ │ │ │ + ldccc 4, cr7, [pc, #336]! @ 181391c <__bss_end__@@Base+0x111626c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr fp │ │ │ │ │ + ldccc 4, cr7, [pc, #368]! @ 181394c <__bss_end__@@Base+0x111629c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #400]! @ 181397c <__bss_end__@@Base+0x11162cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #432]! @ 18139ac <__bss_end__@@Base+0x11162fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, asr fp │ │ │ │ │ + ldccc 4, cr7, [pc, #464]! @ 18139dc <__bss_end__@@Base+0x111632c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, asr fp │ │ │ │ │ + ldccc 4, cr7, [pc, #496]! @ 1813a0c <__bss_end__@@Base+0x111635c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #528]! @ 1813a3c <__bss_end__@@Base+0x111638c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror #22 │ │ │ │ │ + ldccc 4, cr7, [pc, #560]! @ 1813a6c <__bss_end__@@Base+0x11163bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, ror fp │ │ │ │ │ + ldccc 4, cr7, [pc, #592]! @ 1813a9c <__bss_end__@@Base+0x11163ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, ror fp │ │ │ │ │ + ldccc 4, cr7, [pc, #624]! @ 1813acc <__bss_end__@@Base+0x111641c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr7, [pc, #656]! @ 1813afc <__bss_end__@@Base+0x111644c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr7, [pc, #688]! @ 1813b2c <__bss_end__@@Base+0x111647c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r4, fp │ │ │ │ │ + ldccc 4, cr7, [pc, #720]! @ 1813b5c <__bss_end__@@Base+0x11164ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, ip, fp │ │ │ │ │ + ldccc 4, cr7, [pc, #752]! @ 1813b8c <__bss_end__@@Base+0x11164dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr7, [pc, #784]! @ 1813bbc <__bss_end__@@Base+0x111650c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018138b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr7, [pc, #816]! @ 1813bec <__bss_end__@@Base+0x111653c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr7, [pc, #848]! @ 1813c1c <__bss_end__@@Base+0x111656c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr7, [pc, #880]! @ 1813c4c <__bss_end__@@Base+0x111659c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r0, sl, r4, asr #23 │ │ │ │ │ + ldccc 4, cr7, [pc, #912]! @ 1813c7c <__bss_end__@@Base+0x11165cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #23 │ │ │ │ │ + ldccc 4, cr7, [pc, #928]! @ 1813c9c <__bss_end__@@Base+0x11165ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr7, [pc, #960]! @ 1813ccc <__bss_end__@@Base+0x111661c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr7, [pc, #992]! @ 1813cfc <__bss_end__@@Base+0x111664c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #23 │ │ │ │ │ + ldccc 5, cr7, [pc] @ 181392c <__bss_end__@@Base+0x111627c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #23 │ │ │ │ │ + ldccc 5, cr7, [pc, #32]! @ 181395c <__bss_end__@@Base+0x11162ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr7, [pc, #64]! @ 181398c <__bss_end__@@Base+0x11162dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr7, [pc, #96]! @ 18139bc <__bss_end__@@Base+0x111630c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #128]! @ 18139ec <__bss_end__@@Base+0x111633c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #160]! @ 1813a1c <__bss_end__@@Base+0x111636c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl ip │ │ │ │ │ + ldccc 5, cr7, [pc, #192]! @ 1813a4c <__bss_end__@@Base+0x111639c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl ip │ │ │ │ │ + ldccc 5, cr7, [pc, #224]! @ 1813a7c <__bss_end__@@Base+0x11163cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #256]! @ 1813aac <__bss_end__@@Base+0x11163fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018139b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #288]! @ 1813adc <__bss_end__@@Base+0x111642c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr ip │ │ │ │ │ + ldccc 5, cr7, [pc, #320]! @ 1813b0c <__bss_end__@@Base+0x111645c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr ip │ │ │ │ │ + ldccc 5, cr7, [pc, #352]! @ 1813b3c <__bss_end__@@Base+0x111648c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #384]! @ 1813b6c <__bss_end__@@Base+0x11164bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #416]! @ 1813b9c <__bss_end__@@Base+0x11164ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr ip │ │ │ │ │ + ldccc 5, cr7, [pc, #448]! @ 1813bcc <__bss_end__@@Base+0x111651c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr ip │ │ │ │ │ + ldccc 5, cr7, [pc, #480]! @ 1813bfc <__bss_end__@@Base+0x111654c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #512]! @ 1813c2c <__bss_end__@@Base+0x111657c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #24 │ │ │ │ │ + ldccc 5, cr7, [pc, #544]! @ 1813c5c <__bss_end__@@Base+0x11165ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror ip │ │ │ │ │ + ldccc 5, cr7, [pc, #576]! @ 1813c8c <__bss_end__@@Base+0x11165dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror ip │ │ │ │ │ + ldccc 5, cr7, [pc, #608]! @ 1813cbc <__bss_end__@@Base+0x111660c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr7, [pc, #640]! @ 1813cec <__bss_end__@@Base+0x111663c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr7, [pc, #672]! @ 1813d1c <__bss_end__@@Base+0x111666c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r0, ip │ │ │ │ │ + ldccc 5, cr7, [pc, #704]! @ 1813d4c <__bss_end__@@Base+0x111669c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r8, ip │ │ │ │ │ + ldccc 5, cr7, [pc, #736]! @ 1813d7c <__bss_end__@@Base+0x11166cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr7, [pc, #768]! @ 1813dac <__bss_end__@@Base+0x11166fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr7, [pc, #800]! @ 1813ddc <__bss_end__@@Base+0x111672c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr7, [pc, #832]! @ 1813e0c <__bss_end__@@Base+0x111675c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr7, [pc, #864]! @ 1813e3c <__bss_end__@@Base+0x111678c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #25 │ │ │ │ │ + ldccc 5, cr7, [pc, #896]! @ 1813e6c <__bss_end__@@Base+0x11167bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #25 │ │ │ │ │ + ldccc 5, cr7, [pc, #928]! @ 1813e9c <__bss_end__@@Base+0x11167ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr7, [pc, #960]! @ 1813ecc <__bss_end__@@Base+0x111681c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr7, [pc, #992]! @ 1813efc <__bss_end__@@Base+0x111684c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #25 │ │ │ │ │ + ldccc 6, cr7, [pc] @ 1813b2c <__bss_end__@@Base+0x111647c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #25 │ │ │ │ │ + ldccc 6, cr7, [pc, #32]! @ 1813b5c <__bss_end__@@Base+0x11164ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr7, [pc, #64]! @ 1813b8c <__bss_end__@@Base+0x11164dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr7, [pc, #96]! @ 1813bbc <__bss_end__@@Base+0x111650c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #128]! @ 1813bec <__bss_end__@@Base+0x111653c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #160]! @ 1813c1c <__bss_end__@@Base+0x111656c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl sp │ │ │ │ │ + ldccc 6, cr7, [pc, #192]! @ 1813c4c <__bss_end__@@Base+0x111659c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl sp │ │ │ │ │ + ldccc 6, cr7, [pc, #224]! @ 1813c7c <__bss_end__@@Base+0x11165cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #256]! @ 1813cac <__bss_end__@@Base+0x11165fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #288]! @ 1813cdc <__bss_end__@@Base+0x111662c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr sp │ │ │ │ │ + ldccc 6, cr7, [pc, #320]! @ 1813d0c <__bss_end__@@Base+0x111665c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr sp │ │ │ │ │ + ldccc 6, cr7, [pc, #352]! @ 1813d3c <__bss_end__@@Base+0x111668c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #384]! @ 1813d6c <__bss_end__@@Base+0x11166bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #416]! @ 1813d9c <__bss_end__@@Base+0x11166ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr sp │ │ │ │ │ + ldccc 6, cr7, [pc, #448]! @ 1813dcc <__bss_end__@@Base+0x111671c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr sp │ │ │ │ │ + ldccc 6, cr7, [pc, #480]! @ 1813dfc <__bss_end__@@Base+0x111674c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #512]! @ 1813e2c <__bss_end__@@Base+0x111677c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #26 │ │ │ │ │ + ldccc 6, cr7, [pc, #544]! @ 1813e5c <__bss_end__@@Base+0x11167ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror sp │ │ │ │ │ + ldccc 6, cr7, [pc, #576]! @ 1813e8c <__bss_end__@@Base+0x11167dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror sp │ │ │ │ │ + ldccc 6, cr7, [pc, #608]! @ 1813ebc <__bss_end__@@Base+0x111680c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr7, [pc, #640]! @ 1813eec <__bss_end__@@Base+0x111683c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr7, [pc, #672]! @ 1813f1c <__bss_end__@@Base+0x111686c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r0, sp │ │ │ │ │ + ldccc 6, cr7, [pc, #704]! @ 1813f4c <__bss_end__@@Base+0x111689c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r8, sp │ │ │ │ │ + ldccc 6, cr7, [pc, #736]! @ 1813f7c <__bss_end__@@Base+0x11168cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr7, [pc, #768]! @ 1813fac <__bss_end__@@Base+0x11168fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr7, [pc, #800]! @ 1813fdc <__bss_end__@@Base+0x111692c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr7, [pc, #832]! @ 181400c <__bss_end__@@Base+0x111695c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr7, [pc, #864]! @ 181403c <__bss_end__@@Base+0x111698c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #27 │ │ │ │ │ + ldccc 6, cr7, [pc, #896]! @ 181406c <__bss_end__@@Base+0x11169bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #27 │ │ │ │ │ + ldccc 6, cr7, [pc, #928]! @ 181409c <__bss_end__@@Base+0x11169ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr7, [pc, #960]! @ 18140cc <__bss_end__@@Base+0x1116a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr7, [pc, #992]! @ 18140fc <__bss_end__@@Base+0x1116a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #27 │ │ │ │ │ + ldccc 7, cr7, [pc] @ 1813d2c <__bss_end__@@Base+0x111667c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #27 │ │ │ │ │ + ldccc 7, cr7, [pc, #32]! @ 1813d5c <__bss_end__@@Base+0x11166ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr7, [pc, #64]! @ 1813d8c <__bss_end__@@Base+0x11166dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr7, [pc, #96]! @ 1813dbc <__bss_end__@@Base+0x111670c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #128]! @ 1813dec <__bss_end__@@Base+0x111673c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #160]! @ 1813e1c <__bss_end__@@Base+0x111676c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl lr │ │ │ │ │ + ldccc 7, cr7, [pc, #192]! @ 1813e4c <__bss_end__@@Base+0x111679c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl lr │ │ │ │ │ + ldccc 7, cr7, [pc, #224]! @ 1813e7c <__bss_end__@@Base+0x11167cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #256]! @ 1813eac <__bss_end__@@Base+0x11167fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #288]! @ 1813edc <__bss_end__@@Base+0x111682c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr lr │ │ │ │ │ + ldccc 7, cr7, [pc, #320]! @ 1813f0c <__bss_end__@@Base+0x111685c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr lr │ │ │ │ │ + ldccc 7, cr7, [pc, #352]! @ 1813f3c <__bss_end__@@Base+0x111688c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #384]! @ 1813f6c <__bss_end__@@Base+0x11168bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #416]! @ 1813f9c <__bss_end__@@Base+0x11168ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr lr │ │ │ │ │ + ldccc 7, cr7, [pc, #448]! @ 1813fcc <__bss_end__@@Base+0x111691c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr lr │ │ │ │ │ + ldccc 7, cr7, [pc, #480]! @ 1813ffc <__bss_end__@@Base+0x111694c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #512]! @ 181402c <__bss_end__@@Base+0x111697c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #28 │ │ │ │ │ + ldccc 7, cr7, [pc, #544]! @ 181405c <__bss_end__@@Base+0x11169ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror lr │ │ │ │ │ + ldccc 7, cr7, [pc, #576]! @ 181408c <__bss_end__@@Base+0x11169dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror lr │ │ │ │ │ + ldccc 7, cr7, [pc, #608]! @ 18140bc <__bss_end__@@Base+0x1116a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr7, [pc, #640]! @ 18140ec <__bss_end__@@Base+0x1116a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr7, [pc, #672]! @ 181411c <__bss_end__@@Base+0x1116a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r0, lr │ │ │ │ │ + ldccc 7, cr7, [pc, #704]! @ 181414c <__bss_end__@@Base+0x1116a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r3, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r8, lr │ │ │ │ │ + ldccc 7, cr7, [pc, #736]! @ 181417c <__bss_end__@@Base+0x1116acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr7, [pc, #768]! @ 18141ac <__bss_end__@@Base+0x1116afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr7, [pc, #800]! @ 18141dc <__bss_end__@@Base+0x1116b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr7, [pc, #832]! @ 181420c <__bss_end__@@Base+0x1116b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr7, [pc, #864]! @ 181423c <__bss_end__@@Base+0x1116b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #29 │ │ │ │ │ + ldccc 7, cr7, [pc, #896]! @ 181426c <__bss_end__@@Base+0x1116bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #29 │ │ │ │ │ + ldccc 7, cr7, [pc, #928]! @ 181429c <__bss_end__@@Base+0x1116bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr7, [pc, #960]! @ 18142cc <__bss_end__@@Base+0x1116c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr7, [pc, #992]! @ 18142fc <__bss_end__@@Base+0x1116c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #29 │ │ │ │ │ + ldccc 8, cr7, [pc] @ 1813f2c <__bss_end__@@Base+0x111687c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #29 │ │ │ │ │ + ldccc 8, cr7, [pc, #32]! @ 1813f5c <__bss_end__@@Base+0x11168ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr7, [pc, #64]! @ 1813f8c <__bss_end__@@Base+0x11168dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr7, [pc, #96]! @ 1813fbc <__bss_end__@@Base+0x111690c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #128]! @ 1813fec <__bss_end__@@Base+0x111693c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #160]! @ 181401c <__bss_end__@@Base+0x111696c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl pc │ │ │ │ │ + ldccc 8, cr7, [pc, #192]! @ 181404c <__bss_end__@@Base+0x111699c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r3, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl pc │ │ │ │ │ + ldccc 8, cr7, [pc, #224]! @ 181407c <__bss_end__@@Base+0x11169cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #256]! @ 18140ac <__bss_end__@@Base+0x11169fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01813fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #288]! @ 18140dc <__bss_end__@@Base+0x1116a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr pc │ │ │ │ │ + ldccc 8, cr7, [pc, #320]! @ 181410c <__bss_end__@@Base+0x1116a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r3, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr pc │ │ │ │ │ + ldccc 8, cr7, [pc, #352]! @ 181413c <__bss_end__@@Base+0x1116a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r3, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #384]! @ 181416c <__bss_end__@@Base+0x1116abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #416]! @ 181419c <__bss_end__@@Base+0x1116aec> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r5, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr pc │ │ │ │ │ + ldccc 8, cr7, [pc, #448]! @ 18141dc <__bss_end__@@Base+0x1116b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr pc │ │ │ │ │ + ldccc 8, cr7, [pc, #480]! @ 181420c <__bss_end__@@Base+0x1116b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #512]! @ 181423c <__bss_end__@@Base+0x1116b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #30 │ │ │ │ │ + ldccc 8, cr7, [pc, #544]! @ 181426c <__bss_end__@@Base+0x1116bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror pc │ │ │ │ │ + ldccc 8, cr7, [pc, #576]! @ 181429c <__bss_end__@@Base+0x1116bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror pc │ │ │ │ │ + ldccc 8, cr7, [pc, #608]! @ 18142cc <__bss_end__@@Base+0x1116c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr7, [pc, #640]! @ 18142fc <__bss_end__@@Base+0x1116c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr7, [pc, #672]! @ 181432c <__bss_end__@@Base+0x1116c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r0, pc @ │ │ │ │ │ + ldccc 8, cr7, [pc, #704]! @ 181435c <__bss_end__@@Base+0x1116cac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r0, sl, r8, pc @ │ │ │ │ │ + ldccc 8, cr7, [pc, #736]! @ 181438c <__bss_end__@@Base+0x1116cdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr7, [pc, #768]! @ 18143bc <__bss_end__@@Base+0x1116d0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr7, [pc, #800]! @ 18143ec <__bss_end__@@Base+0x1116d3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr7, [pc, #832]! @ 181441c <__bss_end__@@Base+0x1116d6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r0, [sl], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr7, [pc, #864]! @ 181444c <__bss_end__@@Base+0x1116d9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, asr #31 │ │ │ │ │ + ldccc 8, cr7, [pc, #896]! @ 181447c <__bss_end__@@Base+0x1116dcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, asr #31 │ │ │ │ │ + ldccc 8, cr7, [pc, #928]! @ 18144ac <__bss_end__@@Base+0x1116dfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr7, [pc, #960]! @ 18144dc <__bss_end__@@Base+0x1116e2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r0, [sl], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr7, [pc, #992]! @ 181450c <__bss_end__@@Base+0x1116e5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf7900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r0, sl, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf7908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbf7910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r0, [sl], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbf7918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0 │ │ │ │ │ + @ instruction: 0x3dbf7920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8 │ │ │ │ │ + @ instruction: 0x3dbf7928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf7930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf7938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018141b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf7940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf7948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf7950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf7958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf7960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf7968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf7970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf7978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbf7980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbf7988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf7990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf7998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf79a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf79a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbf79b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbf79b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018142b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf79c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf79c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #0 │ │ │ │ │ + @ instruction: 0x3dbf79d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #8 │ │ │ │ │ + @ instruction: 0x3dbf79d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf79e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf79e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #0 │ │ │ │ │ + @ instruction: 0x3dbf79f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #8 │ │ │ │ │ + @ instruction: 0x3dbf79f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf7a00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf7a08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #0 │ │ │ │ │ + @ instruction: 0x3dbf7a10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #8 │ │ │ │ │ + @ instruction: 0x3dbf7a18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf7a20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf7a28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf7a30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf7a38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018143b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf7a40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf7a48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf7a50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf7a58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf7a60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf7a68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf7a70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf7a78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf7a80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf7a88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf7a90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf7a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf7aa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf7aa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbf7ab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbf7ab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018144b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf7ac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf7ac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #16 │ │ │ │ │ + @ instruction: 0x3dbf7ad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #24 │ │ │ │ │ + @ instruction: 0x3dbf7ad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf7ae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf7ae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #16 │ │ │ │ │ + @ instruction: 0x3dbf7af0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #24 │ │ │ │ │ + @ instruction: 0x3dbf7af8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf7b00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf7b08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #16 │ │ │ │ │ + @ instruction: 0x3dbf7b10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #24 │ │ │ │ │ + @ instruction: 0x3dbf7b18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf7b20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf7b28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf7b30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf7b38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018145b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf7b40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf7b48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf7b50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf7b58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf7b60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf7b68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf7b70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf7b78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf7b80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf7b88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf7b90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf7b98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf7ba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf7ba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbf7bb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbf7bb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018146b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf7bc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf7bc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #32 │ │ │ │ │ + @ instruction: 0x3dbf7bd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbf7bd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf7be0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf7be8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #32 │ │ │ │ │ + @ instruction: 0x3dbf7bf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbf7bf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #5 │ │ │ │ │ + ldccc 12, cr7, [pc] @ 181473c <__bss_end__@@Base+0x111708c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #5 │ │ │ │ │ + ldccc 12, cr7, [pc, #32]! @ 181476c <__bss_end__@@Base+0x11170bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #32 │ │ │ │ │ + ldccc 12, cr7, [pc, #64]! @ 181479c <__bss_end__@@Base+0x11170ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr7, [pc, #96]! @ 18147cc <__bss_end__@@Base+0x111711c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #128]! @ 18147fc <__bss_end__@@Base+0x111714c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #160]! @ 181482c <__bss_end__@@Base+0x111717c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #192]! @ 181485c <__bss_end__@@Base+0x11171ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #224]! @ 181488c <__bss_end__@@Base+0x11171dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018147b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #256]! @ 18148bc <__bss_end__@@Base+0x111720c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #288]! @ 18148ec <__bss_end__@@Base+0x111723c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #320]! @ 181491c <__bss_end__@@Base+0x111726c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #352]! @ 181494c <__bss_end__@@Base+0x111729c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #384]! @ 181497c <__bss_end__@@Base+0x11172cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #416]! @ 18149ac <__bss_end__@@Base+0x11172fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #448]! @ 18149dc <__bss_end__@@Base+0x111732c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #480]! @ 1814a0c <__bss_end__@@Base+0x111735c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #512]! @ 1814a3c <__bss_end__@@Base+0x111738c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #6 │ │ │ │ │ + ldccc 12, cr7, [pc, #544]! @ 1814a6c <__bss_end__@@Base+0x11173bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #576]! @ 1814a9c <__bss_end__@@Base+0x11173ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #608]! @ 1814acc <__bss_end__@@Base+0x111741c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr7, [pc, #640]! @ 1814afc <__bss_end__@@Base+0x111744c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr7, [pc, #672]! @ 1814b2c <__bss_end__@@Base+0x111747c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r0, r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #704]! @ 1814b5c <__bss_end__@@Base+0x11174ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r8, r3 │ │ │ │ │ + ldccc 12, cr7, [pc, #736]! @ 1814b8c <__bss_end__@@Base+0x11174dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018148b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr7, [pc, #768]! @ 1814bbc <__bss_end__@@Base+0x111750c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr7, [pc, #800]! @ 1814bec <__bss_end__@@Base+0x111753c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr7, [pc, #832]! @ 1814c1c <__bss_end__@@Base+0x111756c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr7, [pc, #864]! @ 1814c4c <__bss_end__@@Base+0x111759c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #7 │ │ │ │ │ + ldccc 12, cr7, [pc, #896]! @ 1814c7c <__bss_end__@@Base+0x11175cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #7 │ │ │ │ │ + ldccc 12, cr7, [pc, #928]! @ 1814cac <__bss_end__@@Base+0x11175fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr7, [pc, #960]! @ 1814cdc <__bss_end__@@Base+0x111762c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr7, [pc, #992]! @ 1814d0c <__bss_end__@@Base+0x111765c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #7 │ │ │ │ │ + ldccc 13, cr7, [pc] @ 181493c <__bss_end__@@Base+0x111728c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #7 │ │ │ │ │ + ldccc 13, cr7, [pc, #32]! @ 181496c <__bss_end__@@Base+0x11172bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr7, [pc, #64]! @ 181499c <__bss_end__@@Base+0x11172ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr7, [pc, #96]! @ 18149cc <__bss_end__@@Base+0x111731c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #128]! @ 18149fc <__bss_end__@@Base+0x111734c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #160]! @ 1814a2c <__bss_end__@@Base+0x111737c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #192]! @ 1814a5c <__bss_end__@@Base+0x11173ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #224]! @ 1814a8c <__bss_end__@@Base+0x11173dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018149b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #256]! @ 1814abc <__bss_end__@@Base+0x111740c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #288]! @ 1814aec <__bss_end__@@Base+0x111743c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #320]! @ 1814b1c <__bss_end__@@Base+0x111746c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #352]! @ 1814b4c <__bss_end__@@Base+0x111749c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #384]! @ 1814b7c <__bss_end__@@Base+0x11174cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #416]! @ 1814bac <__bss_end__@@Base+0x11174fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #448]! @ 1814bdc <__bss_end__@@Base+0x111752c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #480]! @ 1814c0c <__bss_end__@@Base+0x111755c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #512]! @ 1814c3c <__bss_end__@@Base+0x111758c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #8 │ │ │ │ │ + ldccc 13, cr7, [pc, #544]! @ 1814c6c <__bss_end__@@Base+0x11175bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #576]! @ 1814c9c <__bss_end__@@Base+0x11175ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #608]! @ 1814ccc <__bss_end__@@Base+0x111761c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr7, [pc, #640]! @ 1814cfc <__bss_end__@@Base+0x111764c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr7, [pc, #672]! @ 1814d2c <__bss_end__@@Base+0x111767c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r0, r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #704]! @ 1814d5c <__bss_end__@@Base+0x11176ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r8, r4 │ │ │ │ │ + ldccc 13, cr7, [pc, #736]! @ 1814d8c <__bss_end__@@Base+0x11176dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr7, [pc, #768]! @ 1814dbc <__bss_end__@@Base+0x111770c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr7, [pc, #800]! @ 1814dec <__bss_end__@@Base+0x111773c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr7, [pc, #832]! @ 1814e1c <__bss_end__@@Base+0x111776c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr7, [pc, #864]! @ 1814e4c <__bss_end__@@Base+0x111779c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #9 │ │ │ │ │ + ldccc 13, cr7, [pc, #896]! @ 1814e7c <__bss_end__@@Base+0x11177cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #9 │ │ │ │ │ + ldccc 13, cr7, [pc, #928]! @ 1814eac <__bss_end__@@Base+0x11177fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr7, [pc, #960]! @ 1814edc <__bss_end__@@Base+0x111782c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr7, [pc, #992]! @ 1814f0c <__bss_end__@@Base+0x111785c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #9 │ │ │ │ │ + ldccc 14, cr7, [pc] @ 1814b3c <__bss_end__@@Base+0x111748c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #9 │ │ │ │ │ + ldccc 14, cr7, [pc, #32]! @ 1814b6c <__bss_end__@@Base+0x11174bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr7, [pc, #64]! @ 1814b9c <__bss_end__@@Base+0x11174ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr7, [pc, #96]! @ 1814bcc <__bss_end__@@Base+0x111751c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #128]! @ 1814bfc <__bss_end__@@Base+0x111754c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #160]! @ 1814c2c <__bss_end__@@Base+0x111757c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #192]! @ 1814c5c <__bss_end__@@Base+0x11175ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #224]! @ 1814c8c <__bss_end__@@Base+0x11175dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #256]! @ 1814cbc <__bss_end__@@Base+0x111760c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #288]! @ 1814cec <__bss_end__@@Base+0x111763c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #320]! @ 1814d1c <__bss_end__@@Base+0x111766c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #352]! @ 1814d4c <__bss_end__@@Base+0x111769c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #384]! @ 1814d7c <__bss_end__@@Base+0x11176cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #416]! @ 1814dac <__bss_end__@@Base+0x11176fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, asr r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #448]! @ 1814ddc <__bss_end__@@Base+0x111772c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, asr r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #480]! @ 1814e0c <__bss_end__@@Base+0x111775c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #512]! @ 1814e3c <__bss_end__@@Base+0x111778c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror #10 │ │ │ │ │ + ldccc 14, cr7, [pc, #544]! @ 1814e6c <__bss_end__@@Base+0x11177bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, ror r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #576]! @ 1814e9c <__bss_end__@@Base+0x11177ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, ror r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #608]! @ 1814ecc <__bss_end__@@Base+0x111781c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr7, [pc, #640]! @ 1814efc <__bss_end__@@Base+0x111784c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr7, [pc, #672]! @ 1814f2c <__bss_end__@@Base+0x111787c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r0, r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #704]! @ 1814f5c <__bss_end__@@Base+0x11178ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r8, r5 │ │ │ │ │ + ldccc 14, cr7, [pc, #736]! @ 1814f8c <__bss_end__@@Base+0x11178dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr7, [pc, #768]! @ 1814fbc <__bss_end__@@Base+0x111790c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr7, [pc, #800]! @ 1814fec <__bss_end__@@Base+0x111793c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - strhmi r1, [sl], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr7, [pc, #832]! @ 181501c <__bss_end__@@Base+0x111796c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr7, [pc, #848]! @ 181503c <__bss_end__@@Base+0x111798c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr7, [pc, #880]! @ 181506c <__bss_end__@@Base+0x11179bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #11 │ │ │ │ │ + ldccc 14, cr7, [pc, #912]! @ 181509c <__bss_end__@@Base+0x11179ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #11 │ │ │ │ │ + ldccc 14, cr7, [pc, #944]! @ 18150cc <__bss_end__@@Base+0x1117a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr7, [pc, #976]! @ 18150fc <__bss_end__@@Base+0x1117a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr7, [pc, #1008]! @ 181512c <__bss_end__@@Base+0x1117a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #11 │ │ │ │ │ + ldccc 15, cr7, [pc, #16]! @ 1814d5c <__bss_end__@@Base+0x11176ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #11 │ │ │ │ │ + ldccc 15, cr7, [pc, #48]! @ 1814d8c <__bss_end__@@Base+0x11176dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr7, [pc, #80]! @ 1814dbc <__bss_end__@@Base+0x111770c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr7, [pc, #112]! @ 1814dec <__bss_end__@@Base+0x111773c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #144]! @ 1814e1c <__bss_end__@@Base+0x111776c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #176]! @ 1814e4c <__bss_end__@@Base+0x111779c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #208]! @ 1814e7c <__bss_end__@@Base+0x11177cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #240]! @ 1814eac <__bss_end__@@Base+0x11177fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #272]! @ 1814edc <__bss_end__@@Base+0x111782c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #304]! @ 1814f0c <__bss_end__@@Base+0x111785c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #336]! @ 1814f3c <__bss_end__@@Base+0x111788c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #368]! @ 1814f6c <__bss_end__@@Base+0x11178bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #400]! @ 1814f9c <__bss_end__@@Base+0x11178ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #432]! @ 1814fcc <__bss_end__@@Base+0x111791c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #464]! @ 1814ffc <__bss_end__@@Base+0x111794c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #496]! @ 181502c <__bss_end__@@Base+0x111797c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #528]! @ 181505c <__bss_end__@@Base+0x11179ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #12 │ │ │ │ │ + ldccc 15, cr7, [pc, #560]! @ 181508c <__bss_end__@@Base+0x11179dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #592]! @ 18150bc <__bss_end__@@Base+0x1117a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #624]! @ 18150ec <__bss_end__@@Base+0x1117a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr7, [pc, #656]! @ 181511c <__bss_end__@@Base+0x1117a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r4, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr7, [pc, #688]! @ 181514c <__bss_end__@@Base+0x1117a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #720]! @ 181517c <__bss_end__@@Base+0x1117acc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, r6 │ │ │ │ │ + ldccc 15, cr7, [pc, #752]! @ 18151ac <__bss_end__@@Base+0x1117afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr7, [pc, #784]! @ 18151dc <__bss_end__@@Base+0x1117b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr7, [pc, #816]! @ 181520c <__bss_end__@@Base+0x1117b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr7, [pc, #848]! @ 181523c <__bss_end__@@Base+0x1117b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr7, [pc, #880]! @ 181526c <__bss_end__@@Base+0x1117bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #13 │ │ │ │ │ + ldccc 15, cr7, [pc, #912]! @ 181529c <__bss_end__@@Base+0x1117bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #13 │ │ │ │ │ + ldccc 15, cr7, [pc, #944]! @ 18152cc <__bss_end__@@Base+0x1117c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr7, [pc, #976]! @ 18152fc <__bss_end__@@Base+0x1117c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr7, [pc, #1008]! @ 181532c <__bss_end__@@Base+0x1117c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #13 │ │ │ │ │ + ldccc 0, cr8, [pc, #16]! @ 1814f5c <__bss_end__@@Base+0x11178ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #13 │ │ │ │ │ + ldccc 0, cr8, [pc, #48]! @ 1814f8c <__bss_end__@@Base+0x11178dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr8, [pc, #80]! @ 1814fbc <__bss_end__@@Base+0x111790c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr8, [pc, #112]! @ 1814fec <__bss_end__@@Base+0x111793c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #144]! @ 181501c <__bss_end__@@Base+0x111796c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r4, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #176]! @ 181504c <__bss_end__@@Base+0x111799c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #208]! @ 181507c <__bss_end__@@Base+0x11179cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01814fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #240]! @ 18150ac <__bss_end__@@Base+0x11179fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #272]! @ 18150dc <__bss_end__@@Base+0x1117a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #304]! @ 181510c <__bss_end__@@Base+0x1117a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r4, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #336]! @ 181513c <__bss_end__@@Base+0x1117a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #368]! @ 181516c <__bss_end__@@Base+0x1117abc> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r6, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #400]! @ 18151ac <__bss_end__@@Base+0x1117afc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #432]! @ 18151dc <__bss_end__@@Base+0x1117b2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #464]! @ 181520c <__bss_end__@@Base+0x1117b5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #496]! @ 181523c <__bss_end__@@Base+0x1117b8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #528]! @ 181526c <__bss_end__@@Base+0x1117bbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #14 │ │ │ │ │ + ldccc 0, cr8, [pc, #560]! @ 181529c <__bss_end__@@Base+0x1117bec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #592]! @ 18152cc <__bss_end__@@Base+0x1117c1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #624]! @ 18152fc <__bss_end__@@Base+0x1117c4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr8, [pc, #656]! @ 181532c <__bss_end__@@Base+0x1117c7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr8, [pc, #688]! @ 181535c <__bss_end__@@Base+0x1117cac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #720]! @ 181538c <__bss_end__@@Base+0x1117cdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, r7 │ │ │ │ │ + ldccc 0, cr8, [pc, #752]! @ 18153bc <__bss_end__@@Base+0x1117d0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr8, [pc, #784]! @ 18153ec <__bss_end__@@Base+0x1117d3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr8, [pc, #816]! @ 181541c <__bss_end__@@Base+0x1117d6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr8, [pc, #848]! @ 181544c <__bss_end__@@Base+0x1117d9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr8, [pc, #880]! @ 181547c <__bss_end__@@Base+0x1117dcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #15 │ │ │ │ │ + ldccc 0, cr8, [pc, #912]! @ 18154ac <__bss_end__@@Base+0x1117dfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #15 │ │ │ │ │ + ldccc 0, cr8, [pc, #944]! @ 18154dc <__bss_end__@@Base+0x1117e2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr8, [pc, #976]! @ 181550c <__bss_end__@@Base+0x1117e5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr8, [pc, #1008]! @ 181553c <__bss_end__@@Base+0x1117e8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #15 │ │ │ │ │ + ldccc 1, cr8, [pc, #16]! @ 181516c <__bss_end__@@Base+0x1117abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #15 │ │ │ │ │ + ldccc 1, cr8, [pc, #48]! @ 181519c <__bss_end__@@Base+0x1117aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr8, [pc, #80]! @ 18151cc <__bss_end__@@Base+0x1117b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr8, [pc, #112]! @ 18151fc <__bss_end__@@Base+0x1117b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #144]! @ 181522c <__bss_end__@@Base+0x1117b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #176]! @ 181525c <__bss_end__@@Base+0x1117bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018151b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #208]! @ 181528c <__bss_end__@@Base+0x1117bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #240]! @ 18152bc <__bss_end__@@Base+0x1117c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #272]! @ 18152ec <__bss_end__@@Base+0x1117c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #304]! @ 181531c <__bss_end__@@Base+0x1117c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #336]! @ 181534c <__bss_end__@@Base+0x1117c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #368]! @ 181537c <__bss_end__@@Base+0x1117ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #400]! @ 18153ac <__bss_end__@@Base+0x1117cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #432]! @ 18153dc <__bss_end__@@Base+0x1117d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #464]! @ 181540c <__bss_end__@@Base+0x1117d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #496]! @ 181543c <__bss_end__@@Base+0x1117d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #528]! @ 181546c <__bss_end__@@Base+0x1117dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #16 │ │ │ │ │ + ldccc 1, cr8, [pc, #560]! @ 181549c <__bss_end__@@Base+0x1117dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #592]! @ 18154cc <__bss_end__@@Base+0x1117e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #624]! @ 18154fc <__bss_end__@@Base+0x1117e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr8, [pc, #656]! @ 181552c <__bss_end__@@Base+0x1117e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr8, [pc, #688]! @ 181555c <__bss_end__@@Base+0x1117eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018152b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #720]! @ 181558c <__bss_end__@@Base+0x1117edc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, r8 │ │ │ │ │ + ldccc 1, cr8, [pc, #752]! @ 18155bc <__bss_end__@@Base+0x1117f0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr8, [pc, #784]! @ 18155ec <__bss_end__@@Base+0x1117f3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr8, [pc, #816]! @ 181561c <__bss_end__@@Base+0x1117f6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr8, [pc, #848]! @ 181564c <__bss_end__@@Base+0x1117f9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr8, [pc, #880]! @ 181567c <__bss_end__@@Base+0x1117fcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #17 │ │ │ │ │ + ldccc 1, cr8, [pc, #912]! @ 18156ac <__bss_end__@@Base+0x1117ffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #17 │ │ │ │ │ + ldccc 1, cr8, [pc, #944]! @ 18156dc <__bss_end__@@Base+0x111802c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr8, [pc, #976]! @ 181570c <__bss_end__@@Base+0x111805c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr8, [pc, #1008]! @ 181573c <__bss_end__@@Base+0x111808c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #17 │ │ │ │ │ + ldccc 2, cr8, [pc, #16]! @ 181536c <__bss_end__@@Base+0x1117cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #17 │ │ │ │ │ + ldccc 2, cr8, [pc, #48]! @ 181539c <__bss_end__@@Base+0x1117cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 2, cr8, [pc, #80]! @ 18153cc <__bss_end__@@Base+0x1117d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 2, cr8, [pc, #112]! @ 18153fc <__bss_end__@@Base+0x1117d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #144]! @ 181542c <__bss_end__@@Base+0x1117d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #176]! @ 181545c <__bss_end__@@Base+0x1117dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018153b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #208]! @ 181548c <__bss_end__@@Base+0x1117ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #240]! @ 18154bc <__bss_end__@@Base+0x1117e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #272]! @ 18154ec <__bss_end__@@Base+0x1117e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #304]! @ 181551c <__bss_end__@@Base+0x1117e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #336]! @ 181554c <__bss_end__@@Base+0x1117e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #368]! @ 181557c <__bss_end__@@Base+0x1117ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #400]! @ 18155ac <__bss_end__@@Base+0x1117efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #432]! @ 18155dc <__bss_end__@@Base+0x1117f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #464]! @ 181560c <__bss_end__@@Base+0x1117f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #496]! @ 181563c <__bss_end__@@Base+0x1117f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #528]! @ 181566c <__bss_end__@@Base+0x1117fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #18 │ │ │ │ │ + ldccc 2, cr8, [pc, #560]! @ 181569c <__bss_end__@@Base+0x1117fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #592]! @ 18156cc <__bss_end__@@Base+0x111801c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #624]! @ 18156fc <__bss_end__@@Base+0x111804c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #19 │ │ │ │ │ + ldccc 2, cr8, [pc, #656]! @ 181572c <__bss_end__@@Base+0x111807c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #19 │ │ │ │ │ + ldccc 2, cr8, [pc, #688]! @ 181575c <__bss_end__@@Base+0x11180ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018154b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #720]! @ 181578c <__bss_end__@@Base+0x11180dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, r9 │ │ │ │ │ + ldccc 2, cr8, [pc, #752]! @ 18157bc <__bss_end__@@Base+0x111810c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #19 │ │ │ │ │ + ldccc 2, cr8, [pc, #784]! @ 18157ec <__bss_end__@@Base+0x111813c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #19 │ │ │ │ │ + ldccc 2, cr8, [pc, #816]! @ 181581c <__bss_end__@@Base+0x111816c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr8, [pc, #848]! @ 181584c <__bss_end__@@Base+0x111819c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr8, [pc, #880]! @ 181587c <__bss_end__@@Base+0x11181cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #19 │ │ │ │ │ + ldccc 2, cr8, [pc, #912]! @ 18158ac <__bss_end__@@Base+0x11181fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #19 │ │ │ │ │ + ldccc 2, cr8, [pc, #944]! @ 18158dc <__bss_end__@@Base+0x111822c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #148 @ 0x94 │ │ │ │ │ + ldccc 2, cr8, [pc, #976]! @ 181590c <__bss_end__@@Base+0x111825c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #156 @ 0x9c │ │ │ │ │ + ldccc 2, cr8, [pc, #1008]! @ 181593c <__bss_end__@@Base+0x111828c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #19 │ │ │ │ │ + ldccc 3, cr8, [pc, #16]! @ 181556c <__bss_end__@@Base+0x1117ebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #19 │ │ │ │ │ + ldccc 3, cr8, [pc, #48]! @ 181559c <__bss_end__@@Base+0x1117eec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #148 @ 0x94 │ │ │ │ │ + ldccc 3, cr8, [pc, #80]! @ 18155cc <__bss_end__@@Base+0x1117f1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #156 @ 0x9c │ │ │ │ │ + ldccc 3, cr8, [pc, #112]! @ 18155fc <__bss_end__@@Base+0x1117f4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #144]! @ 181562c <__bss_end__@@Base+0x1117f7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #176]! @ 181565c <__bss_end__@@Base+0x1117fac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018155b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl sl │ │ │ │ │ + ldccc 3, cr8, [pc, #208]! @ 181568c <__bss_end__@@Base+0x1117fdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl sl │ │ │ │ │ + ldccc 3, cr8, [pc, #240]! @ 18156bc <__bss_end__@@Base+0x111800c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #272]! @ 18156ec <__bss_end__@@Base+0x111803c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #304]! @ 181571c <__bss_end__@@Base+0x111806c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr sl │ │ │ │ │ + ldccc 3, cr8, [pc, #336]! @ 181574c <__bss_end__@@Base+0x111809c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr sl │ │ │ │ │ + ldccc 3, cr8, [pc, #368]! @ 181577c <__bss_end__@@Base+0x11180cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #400]! @ 18157ac <__bss_end__@@Base+0x11180fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #432]! @ 18157dc <__bss_end__@@Base+0x111812c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr sl │ │ │ │ │ + ldccc 3, cr8, [pc, #464]! @ 181580c <__bss_end__@@Base+0x111815c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr sl │ │ │ │ │ + ldccc 3, cr8, [pc, #496]! @ 181583c <__bss_end__@@Base+0x111818c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #528]! @ 181586c <__bss_end__@@Base+0x11181bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #20 │ │ │ │ │ + ldccc 3, cr8, [pc, #560]! @ 181589c <__bss_end__@@Base+0x11181ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror sl │ │ │ │ │ + ldccc 3, cr8, [pc, #592]! @ 18158cc <__bss_end__@@Base+0x111821c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror sl │ │ │ │ │ + ldccc 3, cr8, [pc, #624]! @ 18158fc <__bss_end__@@Base+0x111824c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr8, [pc, #656]! @ 181592c <__bss_end__@@Base+0x111827c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr8, [pc, #688]! @ 181595c <__bss_end__@@Base+0x11182ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018156b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, sl │ │ │ │ │ + ldccc 3, cr8, [pc, #720]! @ 181598c <__bss_end__@@Base+0x11182dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, sl │ │ │ │ │ + ldccc 3, cr8, [pc, #752]! @ 18159bc <__bss_end__@@Base+0x111830c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr8, [pc, #784]! @ 18159ec <__bss_end__@@Base+0x111833c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr8, [pc, #816]! @ 1815a1c <__bss_end__@@Base+0x111836c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr8, [pc, #848]! @ 1815a4c <__bss_end__@@Base+0x111839c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr8, [pc, #880]! @ 1815a7c <__bss_end__@@Base+0x11183cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #21 │ │ │ │ │ + ldccc 3, cr8, [pc, #912]! @ 1815aac <__bss_end__@@Base+0x11183fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #21 │ │ │ │ │ + ldccc 3, cr8, [pc, #944]! @ 1815adc <__bss_end__@@Base+0x111842c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr8, [pc, #976]! @ 1815b0c <__bss_end__@@Base+0x111845c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr8, [pc, #1008]! @ 1815b3c <__bss_end__@@Base+0x111848c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #21 │ │ │ │ │ + ldccc 4, cr8, [pc, #16]! @ 181576c <__bss_end__@@Base+0x11180bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #21 │ │ │ │ │ + ldccc 4, cr8, [pc, #48]! @ 181579c <__bss_end__@@Base+0x11180ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr8, [pc, #80]! @ 18157cc <__bss_end__@@Base+0x111811c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr8, [pc, #112]! @ 18157fc <__bss_end__@@Base+0x111814c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #144]! @ 181582c <__bss_end__@@Base+0x111817c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #176]! @ 181585c <__bss_end__@@Base+0x11181ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018157b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl fp │ │ │ │ │ + ldccc 4, cr8, [pc, #208]! @ 181588c <__bss_end__@@Base+0x11181dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl fp │ │ │ │ │ + ldccc 4, cr8, [pc, #240]! @ 18158bc <__bss_end__@@Base+0x111820c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #272]! @ 18158ec <__bss_end__@@Base+0x111823c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #304]! @ 181591c <__bss_end__@@Base+0x111826c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr fp │ │ │ │ │ + ldccc 4, cr8, [pc, #336]! @ 181594c <__bss_end__@@Base+0x111829c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr fp │ │ │ │ │ + ldccc 4, cr8, [pc, #368]! @ 181597c <__bss_end__@@Base+0x11182cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #400]! @ 18159ac <__bss_end__@@Base+0x11182fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #432]! @ 18159dc <__bss_end__@@Base+0x111832c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr fp │ │ │ │ │ + ldccc 4, cr8, [pc, #464]! @ 1815a0c <__bss_end__@@Base+0x111835c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr fp │ │ │ │ │ + ldccc 4, cr8, [pc, #496]! @ 1815a3c <__bss_end__@@Base+0x111838c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #528]! @ 1815a6c <__bss_end__@@Base+0x11183bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #22 │ │ │ │ │ + ldccc 4, cr8, [pc, #560]! @ 1815a9c <__bss_end__@@Base+0x11183ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror fp │ │ │ │ │ + ldccc 4, cr8, [pc, #592]! @ 1815acc <__bss_end__@@Base+0x111841c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror fp │ │ │ │ │ + ldccc 4, cr8, [pc, #624]! @ 1815afc <__bss_end__@@Base+0x111844c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr8, [pc, #656]! @ 1815b2c <__bss_end__@@Base+0x111847c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr8, [pc, #688]! @ 1815b5c <__bss_end__@@Base+0x11184ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018158b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, fp │ │ │ │ │ + ldccc 4, cr8, [pc, #720]! @ 1815b8c <__bss_end__@@Base+0x11184dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, fp │ │ │ │ │ + ldccc 4, cr8, [pc, #752]! @ 1815bbc <__bss_end__@@Base+0x111850c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr8, [pc, #784]! @ 1815bec <__bss_end__@@Base+0x111853c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr8, [pc, #816]! @ 1815c1c <__bss_end__@@Base+0x111856c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr8, [pc, #848]! @ 1815c4c <__bss_end__@@Base+0x111859c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr8, [pc, #880]! @ 1815c7c <__bss_end__@@Base+0x11185cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #23 │ │ │ │ │ + ldccc 4, cr8, [pc, #912]! @ 1815cac <__bss_end__@@Base+0x11185fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #23 │ │ │ │ │ + ldccc 4, cr8, [pc, #944]! @ 1815cdc <__bss_end__@@Base+0x111862c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr8, [pc, #976]! @ 1815d0c <__bss_end__@@Base+0x111865c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr8, [pc, #1008]! @ 1815d3c <__bss_end__@@Base+0x111868c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #23 │ │ │ │ │ + ldccc 5, cr8, [pc, #16]! @ 181596c <__bss_end__@@Base+0x11182bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #23 │ │ │ │ │ + ldccc 5, cr8, [pc, #48]! @ 181599c <__bss_end__@@Base+0x11182ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr8, [pc, #80]! @ 18159cc <__bss_end__@@Base+0x111831c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr8, [pc, #112]! @ 18159fc <__bss_end__@@Base+0x111834c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #144]! @ 1815a2c <__bss_end__@@Base+0x111837c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #176]! @ 1815a5c <__bss_end__@@Base+0x11183ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018159b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl ip │ │ │ │ │ + ldccc 5, cr8, [pc, #208]! @ 1815a8c <__bss_end__@@Base+0x11183dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl ip │ │ │ │ │ + ldccc 5, cr8, [pc, #240]! @ 1815abc <__bss_end__@@Base+0x111840c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #272]! @ 1815aec <__bss_end__@@Base+0x111843c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #304]! @ 1815b1c <__bss_end__@@Base+0x111846c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr ip │ │ │ │ │ + ldccc 5, cr8, [pc, #336]! @ 1815b4c <__bss_end__@@Base+0x111849c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr ip │ │ │ │ │ + ldccc 5, cr8, [pc, #368]! @ 1815b7c <__bss_end__@@Base+0x11184cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #400]! @ 1815bac <__bss_end__@@Base+0x11184fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #432]! @ 1815bdc <__bss_end__@@Base+0x111852c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr ip │ │ │ │ │ + ldccc 5, cr8, [pc, #464]! @ 1815c0c <__bss_end__@@Base+0x111855c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr ip │ │ │ │ │ + ldccc 5, cr8, [pc, #496]! @ 1815c3c <__bss_end__@@Base+0x111858c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #528]! @ 1815c6c <__bss_end__@@Base+0x11185bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #24 │ │ │ │ │ + ldccc 5, cr8, [pc, #560]! @ 1815c9c <__bss_end__@@Base+0x11185ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror ip │ │ │ │ │ + ldccc 5, cr8, [pc, #592]! @ 1815ccc <__bss_end__@@Base+0x111861c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror ip │ │ │ │ │ + ldccc 5, cr8, [pc, #624]! @ 1815cfc <__bss_end__@@Base+0x111864c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr8, [pc, #656]! @ 1815d2c <__bss_end__@@Base+0x111867c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr8, [pc, #688]! @ 1815d5c <__bss_end__@@Base+0x11186ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, ip │ │ │ │ │ + ldccc 5, cr8, [pc, #720]! @ 1815d8c <__bss_end__@@Base+0x11186dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, ip │ │ │ │ │ + ldccc 5, cr8, [pc, #752]! @ 1815dbc <__bss_end__@@Base+0x111870c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr8, [pc, #784]! @ 1815dec <__bss_end__@@Base+0x111873c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr8, [pc, #816]! @ 1815e1c <__bss_end__@@Base+0x111876c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr8, [pc, #848]! @ 1815e4c <__bss_end__@@Base+0x111879c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr8, [pc, #880]! @ 1815e7c <__bss_end__@@Base+0x11187cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #25 │ │ │ │ │ + ldccc 5, cr8, [pc, #912]! @ 1815eac <__bss_end__@@Base+0x11187fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #25 │ │ │ │ │ + ldccc 5, cr8, [pc, #944]! @ 1815edc <__bss_end__@@Base+0x111882c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr8, [pc, #976]! @ 1815f0c <__bss_end__@@Base+0x111885c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr8, [pc, #1008]! @ 1815f3c <__bss_end__@@Base+0x111888c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #25 │ │ │ │ │ + ldccc 6, cr8, [pc, #16]! @ 1815b6c <__bss_end__@@Base+0x11184bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #25 │ │ │ │ │ + ldccc 6, cr8, [pc, #48]! @ 1815b9c <__bss_end__@@Base+0x11184ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr8, [pc, #80]! @ 1815bcc <__bss_end__@@Base+0x111851c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr8, [pc, #112]! @ 1815bfc <__bss_end__@@Base+0x111854c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #144]! @ 1815c2c <__bss_end__@@Base+0x111857c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #176]! @ 1815c5c <__bss_end__@@Base+0x11185ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl sp │ │ │ │ │ + ldccc 6, cr8, [pc, #208]! @ 1815c8c <__bss_end__@@Base+0x11185dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl sp │ │ │ │ │ + ldccc 6, cr8, [pc, #240]! @ 1815cbc <__bss_end__@@Base+0x111860c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #272]! @ 1815cec <__bss_end__@@Base+0x111863c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #304]! @ 1815d1c <__bss_end__@@Base+0x111866c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr sp │ │ │ │ │ + ldccc 6, cr8, [pc, #336]! @ 1815d4c <__bss_end__@@Base+0x111869c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr sp │ │ │ │ │ + ldccc 6, cr8, [pc, #368]! @ 1815d7c <__bss_end__@@Base+0x11186cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #400]! @ 1815dac <__bss_end__@@Base+0x11186fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #432]! @ 1815ddc <__bss_end__@@Base+0x111872c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr sp │ │ │ │ │ + ldccc 6, cr8, [pc, #464]! @ 1815e0c <__bss_end__@@Base+0x111875c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr sp │ │ │ │ │ + ldccc 6, cr8, [pc, #496]! @ 1815e3c <__bss_end__@@Base+0x111878c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #528]! @ 1815e6c <__bss_end__@@Base+0x11187bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #26 │ │ │ │ │ + ldccc 6, cr8, [pc, #560]! @ 1815e9c <__bss_end__@@Base+0x11187ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror sp │ │ │ │ │ + ldccc 6, cr8, [pc, #592]! @ 1815ecc <__bss_end__@@Base+0x111881c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror sp │ │ │ │ │ + ldccc 6, cr8, [pc, #624]! @ 1815efc <__bss_end__@@Base+0x111884c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr8, [pc, #656]! @ 1815f2c <__bss_end__@@Base+0x111887c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr8, [pc, #688]! @ 1815f5c <__bss_end__@@Base+0x11188ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, sp │ │ │ │ │ + ldccc 6, cr8, [pc, #720]! @ 1815f8c <__bss_end__@@Base+0x11188dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, sp │ │ │ │ │ + ldccc 6, cr8, [pc, #752]! @ 1815fbc <__bss_end__@@Base+0x111890c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr8, [pc, #784]! @ 1815fec <__bss_end__@@Base+0x111893c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr8, [pc, #816]! @ 181601c <__bss_end__@@Base+0x111896c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr8, [pc, #848]! @ 181604c <__bss_end__@@Base+0x111899c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr8, [pc, #880]! @ 181607c <__bss_end__@@Base+0x11189cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #27 │ │ │ │ │ + ldccc 6, cr8, [pc, #912]! @ 18160ac <__bss_end__@@Base+0x11189fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #27 │ │ │ │ │ + ldccc 6, cr8, [pc, #944]! @ 18160dc <__bss_end__@@Base+0x1118a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr8, [pc, #976]! @ 181610c <__bss_end__@@Base+0x1118a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr8, [pc, #1008]! @ 181613c <__bss_end__@@Base+0x1118a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #27 │ │ │ │ │ + ldccc 7, cr8, [pc, #16]! @ 1815d6c <__bss_end__@@Base+0x11186bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #27 │ │ │ │ │ + ldccc 7, cr8, [pc, #48]! @ 1815d9c <__bss_end__@@Base+0x11186ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr8, [pc, #80]! @ 1815dcc <__bss_end__@@Base+0x111871c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr8, [pc, #112]! @ 1815dfc <__bss_end__@@Base+0x111874c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #144]! @ 1815e2c <__bss_end__@@Base+0x111877c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #176]! @ 1815e5c <__bss_end__@@Base+0x11187ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl lr │ │ │ │ │ + ldccc 7, cr8, [pc, #208]! @ 1815e8c <__bss_end__@@Base+0x11187dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl lr │ │ │ │ │ + ldccc 7, cr8, [pc, #240]! @ 1815ebc <__bss_end__@@Base+0x111880c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #272]! @ 1815eec <__bss_end__@@Base+0x111883c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #304]! @ 1815f1c <__bss_end__@@Base+0x111886c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr lr │ │ │ │ │ + ldccc 7, cr8, [pc, #336]! @ 1815f4c <__bss_end__@@Base+0x111889c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr lr │ │ │ │ │ + ldccc 7, cr8, [pc, #368]! @ 1815f7c <__bss_end__@@Base+0x11188cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #400]! @ 1815fac <__bss_end__@@Base+0x11188fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #432]! @ 1815fdc <__bss_end__@@Base+0x111892c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr lr │ │ │ │ │ + ldccc 7, cr8, [pc, #464]! @ 181600c <__bss_end__@@Base+0x111895c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr lr │ │ │ │ │ + ldccc 7, cr8, [pc, #496]! @ 181603c <__bss_end__@@Base+0x111898c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #528]! @ 181606c <__bss_end__@@Base+0x11189bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #28 │ │ │ │ │ + ldccc 7, cr8, [pc, #560]! @ 181609c <__bss_end__@@Base+0x11189ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror lr │ │ │ │ │ + ldccc 7, cr8, [pc, #592]! @ 18160cc <__bss_end__@@Base+0x1118a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror lr │ │ │ │ │ + ldccc 7, cr8, [pc, #624]! @ 18160fc <__bss_end__@@Base+0x1118a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r5, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr8, [pc, #656]! @ 181612c <__bss_end__@@Base+0x1118a7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr8, [pc, #688]! @ 181615c <__bss_end__@@Base+0x1118aac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, lr │ │ │ │ │ + ldccc 7, cr8, [pc, #720]! @ 181618c <__bss_end__@@Base+0x1118adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, lr │ │ │ │ │ + ldccc 7, cr8, [pc, #752]! @ 18161bc <__bss_end__@@Base+0x1118b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr8, [pc, #784]! @ 18161ec <__bss_end__@@Base+0x1118b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr8, [pc, #816]! @ 181621c <__bss_end__@@Base+0x1118b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr8, [pc, #848]! @ 181624c <__bss_end__@@Base+0x1118b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr8, [pc, #880]! @ 181627c <__bss_end__@@Base+0x1118bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #29 │ │ │ │ │ + ldccc 7, cr8, [pc, #912]! @ 18162ac <__bss_end__@@Base+0x1118bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #29 │ │ │ │ │ + ldccc 7, cr8, [pc, #944]! @ 18162dc <__bss_end__@@Base+0x1118c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr8, [pc, #976]! @ 181630c <__bss_end__@@Base+0x1118c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr8, [pc, #1008]! @ 181633c <__bss_end__@@Base+0x1118c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #29 │ │ │ │ │ + ldccc 8, cr8, [pc, #16]! @ 1815f6c <__bss_end__@@Base+0x11188bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #29 │ │ │ │ │ + ldccc 8, cr8, [pc, #48]! @ 1815f9c <__bss_end__@@Base+0x11188ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr8, [pc, #80]! @ 1815fcc <__bss_end__@@Base+0x111891c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr8, [pc, #112]! @ 1815ffc <__bss_end__@@Base+0x111894c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r5, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #144]! @ 181602c <__bss_end__@@Base+0x111897c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #176]! @ 181605c <__bss_end__@@Base+0x11189ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01815fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl pc │ │ │ │ │ + ldccc 8, cr8, [pc, #208]! @ 181608c <__bss_end__@@Base+0x11189dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl pc │ │ │ │ │ + ldccc 8, cr8, [pc, #240]! @ 18160bc <__bss_end__@@Base+0x1118a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #272]! @ 18160ec <__bss_end__@@Base+0x1118a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r5, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #304]! @ 181611c <__bss_end__@@Base+0x1118a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr pc │ │ │ │ │ + ldccc 8, cr8, [pc, #336]! @ 181614c <__bss_end__@@Base+0x1118a9c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r7, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr pc │ │ │ │ │ + ldccc 8, cr8, [pc, #368]! @ 181618c <__bss_end__@@Base+0x1118adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #400]! @ 18161bc <__bss_end__@@Base+0x1118b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #432]! @ 18161ec <__bss_end__@@Base+0x1118b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr pc │ │ │ │ │ + ldccc 8, cr8, [pc, #464]! @ 181621c <__bss_end__@@Base+0x1118b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr pc │ │ │ │ │ + ldccc 8, cr8, [pc, #496]! @ 181624c <__bss_end__@@Base+0x1118b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #528]! @ 181627c <__bss_end__@@Base+0x1118bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #30 │ │ │ │ │ + ldccc 8, cr8, [pc, #560]! @ 18162ac <__bss_end__@@Base+0x1118bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror pc │ │ │ │ │ + ldccc 8, cr8, [pc, #592]! @ 18162dc <__bss_end__@@Base+0x1118c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror pc │ │ │ │ │ + ldccc 8, cr8, [pc, #624]! @ 181630c <__bss_end__@@Base+0x1118c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr8, [pc, #656]! @ 181633c <__bss_end__@@Base+0x1118c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr8, [pc, #688]! @ 181636c <__bss_end__@@Base+0x1118cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, r4, pc @ │ │ │ │ │ + ldccc 8, cr8, [pc, #720]! @ 181639c <__bss_end__@@Base+0x1118cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r1, sl, ip, pc @ │ │ │ │ │ + ldccc 8, cr8, [pc, #752]! @ 18163cc <__bss_end__@@Base+0x1118d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr8, [pc, #784]! @ 18163fc <__bss_end__@@Base+0x1118d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr8, [pc, #816]! @ 181642c <__bss_end__@@Base+0x1118d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr8, [pc, #848]! @ 181645c <__bss_end__@@Base+0x1118dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r1, [sl], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr8, [pc, #880]! @ 181648c <__bss_end__@@Base+0x1118ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, asr #31 │ │ │ │ │ + ldccc 8, cr8, [pc, #912]! @ 18164bc <__bss_end__@@Base+0x1118e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, asr #31 │ │ │ │ │ + ldccc 8, cr8, [pc, #944]! @ 18164ec <__bss_end__@@Base+0x1118e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr8, [pc, #976]! @ 181651c <__bss_end__@@Base+0x1118e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r1, [sl], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr8, [pc, #1008]! @ 181654c <__bss_end__@@Base+0x1118e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf8904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r1, sl, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf890c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbf8914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r1, [sl], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbf891c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4 │ │ │ │ │ + @ instruction: 0x3dbf8924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018161b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip │ │ │ │ │ + @ instruction: 0x3dbf892c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf8934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf893c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf8944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf894c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf8954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf895c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf8964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf896c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf8974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf897c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbf8984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbf898c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf8994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf899c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf89a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018162b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf89ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbf89b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbf89bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf89c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf89cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf89d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf89dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf89e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf89ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf89f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf89fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf8a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf8a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf8a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf8a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf8a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018163b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf8a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf8a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf8a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf8a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf8a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf8a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf8a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf8a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf8a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf8a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf8a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf8a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf8a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf8a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf8a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf8aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018164b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf8aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbf8ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbf8abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf8ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf8acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf8ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf8adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf8ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf8aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf8af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf8afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf8b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf8b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf8b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf8b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf8b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018165b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf8b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf8b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf8b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf8b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf8b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf8b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf8b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf8b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf8b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf8b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf8b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf8b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf8b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf8b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf8b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf8ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018166b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf8bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbf8bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbf8bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf8bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf8bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf8bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf8bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf8be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf8bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf8bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf8bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #5 │ │ │ │ │ + ldccc 12, cr8, [pc, #16]! @ 181677c <__bss_end__@@Base+0x11190cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #5 │ │ │ │ │ + ldccc 12, cr8, [pc, #48]! @ 18167ac <__bss_end__@@Base+0x11190fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr8, [pc, #80]! @ 18167dc <__bss_end__@@Base+0x111912c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr8, [pc, #112]! @ 181680c <__bss_end__@@Base+0x111915c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #144]! @ 181683c <__bss_end__@@Base+0x111918c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018167b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #176]! @ 181686c <__bss_end__@@Base+0x11191bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #208]! @ 181689c <__bss_end__@@Base+0x11191ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #240]! @ 18168cc <__bss_end__@@Base+0x111921c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #272]! @ 18168fc <__bss_end__@@Base+0x111924c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #304]! @ 181692c <__bss_end__@@Base+0x111927c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #336]! @ 181695c <__bss_end__@@Base+0x11192ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #368]! @ 181698c <__bss_end__@@Base+0x11192dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #400]! @ 18169bc <__bss_end__@@Base+0x111930c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #432]! @ 18169ec <__bss_end__@@Base+0x111933c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #464]! @ 1816a1c <__bss_end__@@Base+0x111936c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #496]! @ 1816a4c <__bss_end__@@Base+0x111939c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #528]! @ 1816a7c <__bss_end__@@Base+0x11193cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #6 │ │ │ │ │ + ldccc 12, cr8, [pc, #560]! @ 1816aac <__bss_end__@@Base+0x11193fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #592]! @ 1816adc <__bss_end__@@Base+0x111942c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #624]! @ 1816b0c <__bss_end__@@Base+0x111945c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr8, [pc, #656]! @ 1816b3c <__bss_end__@@Base+0x111948c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018168b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr8, [pc, #688]! @ 1816b6c <__bss_end__@@Base+0x11194bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #720]! @ 1816b9c <__bss_end__@@Base+0x11194ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r3 │ │ │ │ │ + ldccc 12, cr8, [pc, #752]! @ 1816bcc <__bss_end__@@Base+0x111951c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr8, [pc, #784]! @ 1816bfc <__bss_end__@@Base+0x111954c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr8, [pc, #816]! @ 1816c2c <__bss_end__@@Base+0x111957c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr8, [pc, #848]! @ 1816c5c <__bss_end__@@Base+0x11195ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr8, [pc, #880]! @ 1816c8c <__bss_end__@@Base+0x11195dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #7 │ │ │ │ │ + ldccc 12, cr8, [pc, #912]! @ 1816cbc <__bss_end__@@Base+0x111960c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #7 │ │ │ │ │ + ldccc 12, cr8, [pc, #944]! @ 1816cec <__bss_end__@@Base+0x111963c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr8, [pc, #976]! @ 1816d1c <__bss_end__@@Base+0x111966c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr8, [pc, #1008]! @ 1816d4c <__bss_end__@@Base+0x111969c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #7 │ │ │ │ │ + ldccc 13, cr8, [pc, #16]! @ 181697c <__bss_end__@@Base+0x11192cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #7 │ │ │ │ │ + ldccc 13, cr8, [pc, #48]! @ 18169ac <__bss_end__@@Base+0x11192fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr8, [pc, #80]! @ 18169dc <__bss_end__@@Base+0x111932c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr8, [pc, #112]! @ 1816a0c <__bss_end__@@Base+0x111935c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #144]! @ 1816a3c <__bss_end__@@Base+0x111938c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018169b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #176]! @ 1816a6c <__bss_end__@@Base+0x11193bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #208]! @ 1816a9c <__bss_end__@@Base+0x11193ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #240]! @ 1816acc <__bss_end__@@Base+0x111941c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #272]! @ 1816afc <__bss_end__@@Base+0x111944c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #304]! @ 1816b2c <__bss_end__@@Base+0x111947c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #336]! @ 1816b5c <__bss_end__@@Base+0x11194ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #368]! @ 1816b8c <__bss_end__@@Base+0x11194dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #400]! @ 1816bbc <__bss_end__@@Base+0x111950c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #432]! @ 1816bec <__bss_end__@@Base+0x111953c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #464]! @ 1816c1c <__bss_end__@@Base+0x111956c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #496]! @ 1816c4c <__bss_end__@@Base+0x111959c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #528]! @ 1816c7c <__bss_end__@@Base+0x11195cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #8 │ │ │ │ │ + ldccc 13, cr8, [pc, #560]! @ 1816cac <__bss_end__@@Base+0x11195fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #592]! @ 1816cdc <__bss_end__@@Base+0x111962c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #624]! @ 1816d0c <__bss_end__@@Base+0x111965c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr8, [pc, #656]! @ 1816d3c <__bss_end__@@Base+0x111968c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr8, [pc, #688]! @ 1816d6c <__bss_end__@@Base+0x11196bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #720]! @ 1816d9c <__bss_end__@@Base+0x11196ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r4 │ │ │ │ │ + ldccc 13, cr8, [pc, #752]! @ 1816dcc <__bss_end__@@Base+0x111971c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr8, [pc, #784]! @ 1816dfc <__bss_end__@@Base+0x111974c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr8, [pc, #816]! @ 1816e2c <__bss_end__@@Base+0x111977c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr8, [pc, #848]! @ 1816e5c <__bss_end__@@Base+0x11197ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr8, [pc, #880]! @ 1816e8c <__bss_end__@@Base+0x11197dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #9 │ │ │ │ │ + ldccc 13, cr8, [pc, #912]! @ 1816ebc <__bss_end__@@Base+0x111980c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #9 │ │ │ │ │ + ldccc 13, cr8, [pc, #944]! @ 1816eec <__bss_end__@@Base+0x111983c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr8, [pc, #976]! @ 1816f1c <__bss_end__@@Base+0x111986c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr8, [pc, #1008]! @ 1816f4c <__bss_end__@@Base+0x111989c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #9 │ │ │ │ │ + ldccc 14, cr8, [pc, #16]! @ 1816b7c <__bss_end__@@Base+0x11194cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #9 │ │ │ │ │ + ldccc 14, cr8, [pc, #48]! @ 1816bac <__bss_end__@@Base+0x11194fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr8, [pc, #80]! @ 1816bdc <__bss_end__@@Base+0x111952c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr8, [pc, #112]! @ 1816c0c <__bss_end__@@Base+0x111955c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #144]! @ 1816c3c <__bss_end__@@Base+0x111958c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #176]! @ 1816c6c <__bss_end__@@Base+0x11195bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #208]! @ 1816c9c <__bss_end__@@Base+0x11195ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #240]! @ 1816ccc <__bss_end__@@Base+0x111961c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #272]! @ 1816cfc <__bss_end__@@Base+0x111964c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #304]! @ 1816d2c <__bss_end__@@Base+0x111967c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #336]! @ 1816d5c <__bss_end__@@Base+0x11196ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #368]! @ 1816d8c <__bss_end__@@Base+0x11196dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #400]! @ 1816dbc <__bss_end__@@Base+0x111970c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #432]! @ 1816dec <__bss_end__@@Base+0x111973c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #464]! @ 1816e1c <__bss_end__@@Base+0x111976c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #496]! @ 1816e4c <__bss_end__@@Base+0x111979c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #528]! @ 1816e7c <__bss_end__@@Base+0x11197cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #10 │ │ │ │ │ + ldccc 14, cr8, [pc, #560]! @ 1816eac <__bss_end__@@Base+0x11197fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #592]! @ 1816edc <__bss_end__@@Base+0x111982c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #624]! @ 1816f0c <__bss_end__@@Base+0x111985c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr8, [pc, #656]! @ 1816f3c <__bss_end__@@Base+0x111988c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr8, [pc, #688]! @ 1816f6c <__bss_end__@@Base+0x11198bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #720]! @ 1816f9c <__bss_end__@@Base+0x11198ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r5 │ │ │ │ │ + ldccc 14, cr8, [pc, #752]! @ 1816fcc <__bss_end__@@Base+0x111991c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr8, [pc, #784]! @ 1816ffc <__bss_end__@@Base+0x111994c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr8, [pc, #816]! @ 181702c <__bss_end__@@Base+0x111997c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr8, [pc, #848]! @ 181705c <__bss_end__@@Base+0x11199ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr8, [pc, #880]! @ 181708c <__bss_end__@@Base+0x11199dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #11 │ │ │ │ │ + ldccc 14, cr8, [pc, #912]! @ 18170bc <__bss_end__@@Base+0x1119a0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #11 │ │ │ │ │ + ldccc 14, cr8, [pc, #944]! @ 18170ec <__bss_end__@@Base+0x1119a3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr8, [pc, #976]! @ 181711c <__bss_end__@@Base+0x1119a6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr8, [pc, #1008]! @ 181714c <__bss_end__@@Base+0x1119a9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #11 │ │ │ │ │ + ldccc 15, cr8, [pc, #16]! @ 1816d7c <__bss_end__@@Base+0x11196cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #11 │ │ │ │ │ + ldccc 15, cr8, [pc, #48]! @ 1816dac <__bss_end__@@Base+0x11196fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr8, [pc, #80]! @ 1816ddc <__bss_end__@@Base+0x111972c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr8, [pc, #112]! @ 1816e0c <__bss_end__@@Base+0x111975c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #144]! @ 1816e3c <__bss_end__@@Base+0x111978c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #176]! @ 1816e6c <__bss_end__@@Base+0x11197bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #208]! @ 1816e9c <__bss_end__@@Base+0x11197ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #240]! @ 1816ecc <__bss_end__@@Base+0x111981c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #272]! @ 1816efc <__bss_end__@@Base+0x111984c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #304]! @ 1816f2c <__bss_end__@@Base+0x111987c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #336]! @ 1816f5c <__bss_end__@@Base+0x11198ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #368]! @ 1816f8c <__bss_end__@@Base+0x11198dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #400]! @ 1816fbc <__bss_end__@@Base+0x111990c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #432]! @ 1816fec <__bss_end__@@Base+0x111993c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #464]! @ 181701c <__bss_end__@@Base+0x111996c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #496]! @ 181704c <__bss_end__@@Base+0x111999c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #528]! @ 181707c <__bss_end__@@Base+0x11199cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #12 │ │ │ │ │ + ldccc 15, cr8, [pc, #560]! @ 18170ac <__bss_end__@@Base+0x11199fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #592]! @ 18170dc <__bss_end__@@Base+0x1119a2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r6, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #624]! @ 181710c <__bss_end__@@Base+0x1119a5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr8, [pc, #656]! @ 181713c <__bss_end__@@Base+0x1119a8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr8, [pc, #688]! @ 181716c <__bss_end__@@Base+0x1119abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #720]! @ 181719c <__bss_end__@@Base+0x1119aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r6 │ │ │ │ │ + ldccc 15, cr8, [pc, #752]! @ 18171cc <__bss_end__@@Base+0x1119b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr8, [pc, #784]! @ 18171fc <__bss_end__@@Base+0x1119b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr8, [pc, #816]! @ 181722c <__bss_end__@@Base+0x1119b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr8, [pc, #848]! @ 181725c <__bss_end__@@Base+0x1119bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr8, [pc, #880]! @ 181728c <__bss_end__@@Base+0x1119bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #13 │ │ │ │ │ + ldccc 15, cr8, [pc, #912]! @ 18172bc <__bss_end__@@Base+0x1119c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #13 │ │ │ │ │ + ldccc 15, cr8, [pc, #944]! @ 18172ec <__bss_end__@@Base+0x1119c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr8, [pc, #976]! @ 181731c <__bss_end__@@Base+0x1119c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr8, [pc, #1008]! @ 181734c <__bss_end__@@Base+0x1119c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #13 │ │ │ │ │ + ldccc 0, cr9, [pc, #16]! @ 1816f7c <__bss_end__@@Base+0x11198cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #13 │ │ │ │ │ + ldccc 0, cr9, [pc, #48]! @ 1816fac <__bss_end__@@Base+0x11198fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 0, cr9, [pc, #80]! @ 1816fdc <__bss_end__@@Base+0x111992c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r6, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 0, cr9, [pc, #112]! @ 181700c <__bss_end__@@Base+0x111995c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #144]! @ 181703c <__bss_end__@@Base+0x111998c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01816fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #176]! @ 181706c <__bss_end__@@Base+0x11199bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #208]! @ 181709c <__bss_end__@@Base+0x11199ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r6, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #240]! @ 18170cc <__bss_end__@@Base+0x1119a1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r6, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #272]! @ 18170fc <__bss_end__@@Base+0x1119a4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #304]! @ 181712c <__bss_end__@@Base+0x1119a7c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r8, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #336]! @ 181716c <__bss_end__@@Base+0x1119abc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #368]! @ 181719c <__bss_end__@@Base+0x1119aec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #400]! @ 18171cc <__bss_end__@@Base+0x1119b1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #432]! @ 18171fc <__bss_end__@@Base+0x1119b4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #464]! @ 181722c <__bss_end__@@Base+0x1119b7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #496]! @ 181725c <__bss_end__@@Base+0x1119bac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #528]! @ 181728c <__bss_end__@@Base+0x1119bdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #14 │ │ │ │ │ + ldccc 0, cr9, [pc, #560]! @ 18172bc <__bss_end__@@Base+0x1119c0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #592]! @ 18172ec <__bss_end__@@Base+0x1119c3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #624]! @ 181731c <__bss_end__@@Base+0x1119c6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #15 │ │ │ │ │ + ldccc 0, cr9, [pc, #656]! @ 181734c <__bss_end__@@Base+0x1119c9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #15 │ │ │ │ │ + ldccc 0, cr9, [pc, #688]! @ 181737c <__bss_end__@@Base+0x1119ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #720]! @ 18173ac <__bss_end__@@Base+0x1119cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r7 │ │ │ │ │ + ldccc 0, cr9, [pc, #752]! @ 18173dc <__bss_end__@@Base+0x1119d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #15 │ │ │ │ │ + ldccc 0, cr9, [pc, #784]! @ 181740c <__bss_end__@@Base+0x1119d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #15 │ │ │ │ │ + ldccc 0, cr9, [pc, #816]! @ 181743c <__bss_end__@@Base+0x1119d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr9, [pc, #848]! @ 181746c <__bss_end__@@Base+0x1119dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr9, [pc, #880]! @ 181749c <__bss_end__@@Base+0x1119dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #15 │ │ │ │ │ + ldccc 0, cr9, [pc, #912]! @ 18174cc <__bss_end__@@Base+0x1119e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #15 │ │ │ │ │ + ldccc 0, cr9, [pc, #944]! @ 18174fc <__bss_end__@@Base+0x1119e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 0, cr9, [pc, #976]! @ 181752c <__bss_end__@@Base+0x1119e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 0, cr9, [pc, #1008]! @ 181755c <__bss_end__@@Base+0x1119eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #15 │ │ │ │ │ + ldccc 1, cr9, [pc, #16]! @ 181718c <__bss_end__@@Base+0x1119adc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #15 │ │ │ │ │ + ldccc 1, cr9, [pc, #48]! @ 18171bc <__bss_end__@@Base+0x1119b0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #116 @ 0x74 │ │ │ │ │ + ldccc 1, cr9, [pc, #80]! @ 18171ec <__bss_end__@@Base+0x1119b3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #124 @ 0x7c │ │ │ │ │ + ldccc 1, cr9, [pc, #112]! @ 181721c <__bss_end__@@Base+0x1119b6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018171b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #144]! @ 181724c <__bss_end__@@Base+0x1119b9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #176]! @ 181727c <__bss_end__@@Base+0x1119bcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #208]! @ 18172ac <__bss_end__@@Base+0x1119bfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #240]! @ 18172dc <__bss_end__@@Base+0x1119c2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #272]! @ 181730c <__bss_end__@@Base+0x1119c5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #304]! @ 181733c <__bss_end__@@Base+0x1119c8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #336]! @ 181736c <__bss_end__@@Base+0x1119cbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #368]! @ 181739c <__bss_end__@@Base+0x1119cec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #400]! @ 18173cc <__bss_end__@@Base+0x1119d1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #432]! @ 18173fc <__bss_end__@@Base+0x1119d4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #464]! @ 181742c <__bss_end__@@Base+0x1119d7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #496]! @ 181745c <__bss_end__@@Base+0x1119dac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #528]! @ 181748c <__bss_end__@@Base+0x1119ddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #16 │ │ │ │ │ + ldccc 1, cr9, [pc, #560]! @ 18174bc <__bss_end__@@Base+0x1119e0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #592]! @ 18174ec <__bss_end__@@Base+0x1119e3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #624]! @ 181751c <__bss_end__@@Base+0x1119e6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018172b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #17 │ │ │ │ │ + ldccc 1, cr9, [pc, #656]! @ 181754c <__bss_end__@@Base+0x1119e9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #17 │ │ │ │ │ + ldccc 1, cr9, [pc, #688]! @ 181757c <__bss_end__@@Base+0x1119ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #720]! @ 18175ac <__bss_end__@@Base+0x1119efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, r8 │ │ │ │ │ + ldccc 1, cr9, [pc, #752]! @ 18175dc <__bss_end__@@Base+0x1119f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #17 │ │ │ │ │ + ldccc 1, cr9, [pc, #784]! @ 181760c <__bss_end__@@Base+0x1119f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #17 │ │ │ │ │ + ldccc 1, cr9, [pc, #816]! @ 181763c <__bss_end__@@Base+0x1119f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr9, [pc, #848]! @ 181766c <__bss_end__@@Base+0x1119fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr9, [pc, #880]! @ 181769c <__bss_end__@@Base+0x1119fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #17 │ │ │ │ │ + ldccc 1, cr9, [pc, #912]! @ 18176cc <__bss_end__@@Base+0x111a01c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #17 │ │ │ │ │ + ldccc 1, cr9, [pc, #944]! @ 18176fc <__bss_end__@@Base+0x111a04c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #132 @ 0x84 │ │ │ │ │ + ldccc 1, cr9, [pc, #976]! @ 181772c <__bss_end__@@Base+0x111a07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - ldrdmi r2, [sl], #140 @ 0x8c │ │ │ │ │ + ldccc 1, cr9, [pc, #1008]! @ 181775c <__bss_end__@@Base+0x111a0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, ror #17 │ │ │ │ │ + ldccc 2, cr9, [pc] @ 181737c <__bss_end__@@Base+0x1119ccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, ror #17 │ │ │ │ │ + ldccc 2, cr9, [pc, #32]! @ 18173ac <__bss_end__@@Base+0x1119cfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr9, [pc, #64]! @ 18173dc <__bss_end__@@Base+0x1119d2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr9, [pc, #96]! @ 181740c <__bss_end__@@Base+0x1119d5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018173b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #128]! @ 181743c <__bss_end__@@Base+0x1119d8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #160]! @ 181746c <__bss_end__@@Base+0x1119dbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #192]! @ 181749c <__bss_end__@@Base+0x1119dec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #224]! @ 18174cc <__bss_end__@@Base+0x1119e1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #256]! @ 18174fc <__bss_end__@@Base+0x1119e4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #288]! @ 181752c <__bss_end__@@Base+0x1119e7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #320]! @ 181755c <__bss_end__@@Base+0x1119eac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #352]! @ 181758c <__bss_end__@@Base+0x1119edc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, asr #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #384]! @ 18175bc <__bss_end__@@Base+0x1119f0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, asr #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #416]! @ 18175ec <__bss_end__@@Base+0x1119f3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, asr r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #448]! @ 181761c <__bss_end__@@Base+0x1119f6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, asr r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #480]! @ 181764c <__bss_end__@@Base+0x1119f9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, ror #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #512]! @ 181767c <__bss_end__@@Base+0x1119fcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, ror #18 │ │ │ │ │ + ldccc 2, cr9, [pc, #544]! @ 18176ac <__bss_end__@@Base+0x1119ffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, ror r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #576]! @ 18176dc <__bss_end__@@Base+0x111a02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, ror r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #608]! @ 181770c <__bss_end__@@Base+0x111a05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018174b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr9, [pc, #640]! @ 181773c <__bss_end__@@Base+0x111a08c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr9, [pc, #672]! @ 181776c <__bss_end__@@Base+0x111a0bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r0, r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #704]! @ 181779c <__bss_end__@@Base+0x111a0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r8, r9 │ │ │ │ │ + ldccc 2, cr9, [pc, #736]! @ 18177cc <__bss_end__@@Base+0x111a11c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr9, [pc, #768]! @ 18177fc <__bss_end__@@Base+0x111a14c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr9, [pc, #800]! @ 181782c <__bss_end__@@Base+0x111a17c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr9, [pc, #832]! @ 181785c <__bss_end__@@Base+0x111a1ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr9, [pc, #864]! @ 181788c <__bss_end__@@Base+0x111a1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, asr #19 │ │ │ │ │ + ldccc 2, cr9, [pc, #896]! @ 18178bc <__bss_end__@@Base+0x111a20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, asr #19 │ │ │ │ │ + ldccc 2, cr9, [pc, #928]! @ 18178ec <__bss_end__@@Base+0x111a23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr9, [pc, #960]! @ 181791c <__bss_end__@@Base+0x111a26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr9, [pc, #992]! @ 181794c <__bss_end__@@Base+0x111a29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, ror #19 │ │ │ │ │ + ldccc 3, cr9, [pc] @ 181757c <__bss_end__@@Base+0x1119ecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, ror #19 │ │ │ │ │ + ldccc 3, cr9, [pc, #32]! @ 18175ac <__bss_end__@@Base+0x1119efc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr9, [pc, #64]! @ 18175dc <__bss_end__@@Base+0x1119f2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr9, [pc, #96]! @ 181760c <__bss_end__@@Base+0x1119f5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018175b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #128]! @ 181763c <__bss_end__@@Base+0x1119f8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #160]! @ 181766c <__bss_end__@@Base+0x1119fbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsl sl │ │ │ │ │ + ldccc 3, cr9, [pc, #192]! @ 181769c <__bss_end__@@Base+0x1119fec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsl sl │ │ │ │ │ + ldccc 3, cr9, [pc, #224]! @ 18176cc <__bss_end__@@Base+0x111a01c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #256]! @ 18176fc <__bss_end__@@Base+0x111a04c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #288]! @ 181772c <__bss_end__@@Base+0x111a07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r0, lsr sl │ │ │ │ │ + ldccc 3, cr9, [pc, #320]! @ 181775c <__bss_end__@@Base+0x111a0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r8, lsr sl │ │ │ │ │ + ldccc 3, cr9, [pc, #352]! @ 181778c <__bss_end__@@Base+0x111a0dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r2, sl, r0, asr #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #384]! @ 18177bc <__bss_end__@@Base+0x111a10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #400]! @ 18177dc <__bss_end__@@Base+0x111a12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #432]! @ 181780c <__bss_end__@@Base+0x111a15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr sl │ │ │ │ │ + ldccc 3, cr9, [pc, #464]! @ 181783c <__bss_end__@@Base+0x111a18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr sl │ │ │ │ │ + ldccc 3, cr9, [pc, #496]! @ 181786c <__bss_end__@@Base+0x111a1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #528]! @ 181789c <__bss_end__@@Base+0x111a1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #20 │ │ │ │ │ + ldccc 3, cr9, [pc, #560]! @ 18178cc <__bss_end__@@Base+0x111a21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror sl │ │ │ │ │ + ldccc 3, cr9, [pc, #592]! @ 18178fc <__bss_end__@@Base+0x111a24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018176b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror sl │ │ │ │ │ + ldccc 3, cr9, [pc, #624]! @ 181792c <__bss_end__@@Base+0x111a27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #21 │ │ │ │ │ + ldccc 3, cr9, [pc, #656]! @ 181795c <__bss_end__@@Base+0x111a2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #21 │ │ │ │ │ + ldccc 3, cr9, [pc, #688]! @ 181798c <__bss_end__@@Base+0x111a2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, sl │ │ │ │ │ + ldccc 3, cr9, [pc, #720]! @ 18179bc <__bss_end__@@Base+0x111a30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, sl │ │ │ │ │ + ldccc 3, cr9, [pc, #752]! @ 18179ec <__bss_end__@@Base+0x111a33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #21 │ │ │ │ │ + ldccc 3, cr9, [pc, #784]! @ 1817a1c <__bss_end__@@Base+0x111a36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #21 │ │ │ │ │ + ldccc 3, cr9, [pc, #816]! @ 1817a4c <__bss_end__@@Base+0x111a39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr9, [pc, #848]! @ 1817a7c <__bss_end__@@Base+0x111a3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr9, [pc, #880]! @ 1817aac <__bss_end__@@Base+0x111a3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #21 │ │ │ │ │ + ldccc 3, cr9, [pc, #912]! @ 1817adc <__bss_end__@@Base+0x111a42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #21 │ │ │ │ │ + ldccc 3, cr9, [pc, #944]! @ 1817b0c <__bss_end__@@Base+0x111a45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 3, cr9, [pc, #976]! @ 1817b3c <__bss_end__@@Base+0x111a48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 3, cr9, [pc, #1008]! @ 1817b6c <__bss_end__@@Base+0x111a4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #21 │ │ │ │ │ + ldccc 4, cr9, [pc, #16]! @ 181779c <__bss_end__@@Base+0x111a0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #21 │ │ │ │ │ + ldccc 4, cr9, [pc, #48]! @ 18177cc <__bss_end__@@Base+0x111a11c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #164 @ 0xa4 │ │ │ │ │ + ldccc 4, cr9, [pc, #80]! @ 18177fc <__bss_end__@@Base+0x111a14c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018177b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #172 @ 0xac │ │ │ │ │ + ldccc 4, cr9, [pc, #112]! @ 181782c <__bss_end__@@Base+0x111a17c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #144]! @ 181785c <__bss_end__@@Base+0x111a1ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #176]! @ 181788c <__bss_end__@@Base+0x111a1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl fp │ │ │ │ │ + ldccc 4, cr9, [pc, #208]! @ 18178bc <__bss_end__@@Base+0x111a20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl fp │ │ │ │ │ + ldccc 4, cr9, [pc, #240]! @ 18178ec <__bss_end__@@Base+0x111a23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #272]! @ 181791c <__bss_end__@@Base+0x111a26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #304]! @ 181794c <__bss_end__@@Base+0x111a29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr fp │ │ │ │ │ + ldccc 4, cr9, [pc, #336]! @ 181797c <__bss_end__@@Base+0x111a2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr fp │ │ │ │ │ + ldccc 4, cr9, [pc, #368]! @ 18179ac <__bss_end__@@Base+0x111a2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #400]! @ 18179dc <__bss_end__@@Base+0x111a32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #432]! @ 1817a0c <__bss_end__@@Base+0x111a35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr fp │ │ │ │ │ + ldccc 4, cr9, [pc, #464]! @ 1817a3c <__bss_end__@@Base+0x111a38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr fp │ │ │ │ │ + ldccc 4, cr9, [pc, #496]! @ 1817a6c <__bss_end__@@Base+0x111a3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #528]! @ 1817a9c <__bss_end__@@Base+0x111a3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #22 │ │ │ │ │ + ldccc 4, cr9, [pc, #560]! @ 1817acc <__bss_end__@@Base+0x111a41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror fp │ │ │ │ │ + ldccc 4, cr9, [pc, #592]! @ 1817afc <__bss_end__@@Base+0x111a44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018178b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror fp │ │ │ │ │ + ldccc 4, cr9, [pc, #624]! @ 1817b2c <__bss_end__@@Base+0x111a47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #23 │ │ │ │ │ + ldccc 4, cr9, [pc, #656]! @ 1817b5c <__bss_end__@@Base+0x111a4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #23 │ │ │ │ │ + ldccc 4, cr9, [pc, #688]! @ 1817b8c <__bss_end__@@Base+0x111a4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, fp │ │ │ │ │ + ldccc 4, cr9, [pc, #720]! @ 1817bbc <__bss_end__@@Base+0x111a50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, fp │ │ │ │ │ + ldccc 4, cr9, [pc, #752]! @ 1817bec <__bss_end__@@Base+0x111a53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #23 │ │ │ │ │ + ldccc 4, cr9, [pc, #784]! @ 1817c1c <__bss_end__@@Base+0x111a56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #23 │ │ │ │ │ + ldccc 4, cr9, [pc, #816]! @ 1817c4c <__bss_end__@@Base+0x111a59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr9, [pc, #848]! @ 1817c7c <__bss_end__@@Base+0x111a5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr9, [pc, #880]! @ 1817cac <__bss_end__@@Base+0x111a5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #23 │ │ │ │ │ + ldccc 4, cr9, [pc, #912]! @ 1817cdc <__bss_end__@@Base+0x111a62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #23 │ │ │ │ │ + ldccc 4, cr9, [pc, #944]! @ 1817d0c <__bss_end__@@Base+0x111a65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #180 @ 0xb4 │ │ │ │ │ + ldccc 4, cr9, [pc, #976]! @ 1817d3c <__bss_end__@@Base+0x111a68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #188 @ 0xbc │ │ │ │ │ + ldccc 4, cr9, [pc, #1008]! @ 1817d6c <__bss_end__@@Base+0x111a6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #23 │ │ │ │ │ + ldccc 5, cr9, [pc, #16]! @ 181799c <__bss_end__@@Base+0x111a2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #23 │ │ │ │ │ + ldccc 5, cr9, [pc, #48]! @ 18179cc <__bss_end__@@Base+0x111a31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #180 @ 0xb4 │ │ │ │ │ + ldccc 5, cr9, [pc, #80]! @ 18179fc <__bss_end__@@Base+0x111a34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018179b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #188 @ 0xbc │ │ │ │ │ + ldccc 5, cr9, [pc, #112]! @ 1817a2c <__bss_end__@@Base+0x111a37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #144]! @ 1817a5c <__bss_end__@@Base+0x111a3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #176]! @ 1817a8c <__bss_end__@@Base+0x111a3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl ip │ │ │ │ │ + ldccc 5, cr9, [pc, #208]! @ 1817abc <__bss_end__@@Base+0x111a40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl ip │ │ │ │ │ + ldccc 5, cr9, [pc, #240]! @ 1817aec <__bss_end__@@Base+0x111a43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #272]! @ 1817b1c <__bss_end__@@Base+0x111a46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #304]! @ 1817b4c <__bss_end__@@Base+0x111a49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr ip │ │ │ │ │ + ldccc 5, cr9, [pc, #336]! @ 1817b7c <__bss_end__@@Base+0x111a4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr ip │ │ │ │ │ + ldccc 5, cr9, [pc, #368]! @ 1817bac <__bss_end__@@Base+0x111a4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #400]! @ 1817bdc <__bss_end__@@Base+0x111a52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #432]! @ 1817c0c <__bss_end__@@Base+0x111a55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr ip │ │ │ │ │ + ldccc 5, cr9, [pc, #464]! @ 1817c3c <__bss_end__@@Base+0x111a58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr ip │ │ │ │ │ + ldccc 5, cr9, [pc, #496]! @ 1817c6c <__bss_end__@@Base+0x111a5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #528]! @ 1817c9c <__bss_end__@@Base+0x111a5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #24 │ │ │ │ │ + ldccc 5, cr9, [pc, #560]! @ 1817ccc <__bss_end__@@Base+0x111a61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror ip │ │ │ │ │ + ldccc 5, cr9, [pc, #592]! @ 1817cfc <__bss_end__@@Base+0x111a64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror ip │ │ │ │ │ + ldccc 5, cr9, [pc, #624]! @ 1817d2c <__bss_end__@@Base+0x111a67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #25 │ │ │ │ │ + ldccc 5, cr9, [pc, #656]! @ 1817d5c <__bss_end__@@Base+0x111a6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #25 │ │ │ │ │ + ldccc 5, cr9, [pc, #688]! @ 1817d8c <__bss_end__@@Base+0x111a6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, ip │ │ │ │ │ + ldccc 5, cr9, [pc, #720]! @ 1817dbc <__bss_end__@@Base+0x111a70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, ip │ │ │ │ │ + ldccc 5, cr9, [pc, #752]! @ 1817dec <__bss_end__@@Base+0x111a73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #25 │ │ │ │ │ + ldccc 5, cr9, [pc, #784]! @ 1817e1c <__bss_end__@@Base+0x111a76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #25 │ │ │ │ │ + ldccc 5, cr9, [pc, #816]! @ 1817e4c <__bss_end__@@Base+0x111a79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr9, [pc, #848]! @ 1817e7c <__bss_end__@@Base+0x111a7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr9, [pc, #880]! @ 1817eac <__bss_end__@@Base+0x111a7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #25 │ │ │ │ │ + ldccc 5, cr9, [pc, #912]! @ 1817edc <__bss_end__@@Base+0x111a82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #25 │ │ │ │ │ + ldccc 5, cr9, [pc, #944]! @ 1817f0c <__bss_end__@@Base+0x111a85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #196 @ 0xc4 │ │ │ │ │ + ldccc 5, cr9, [pc, #976]! @ 1817f3c <__bss_end__@@Base+0x111a88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #204 @ 0xcc │ │ │ │ │ + ldccc 5, cr9, [pc, #1008]! @ 1817f6c <__bss_end__@@Base+0x111a8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #25 │ │ │ │ │ + ldccc 6, cr9, [pc, #16]! @ 1817b9c <__bss_end__@@Base+0x111a4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #25 │ │ │ │ │ + ldccc 6, cr9, [pc, #48]! @ 1817bcc <__bss_end__@@Base+0x111a51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #196 @ 0xc4 │ │ │ │ │ + ldccc 6, cr9, [pc, #80]! @ 1817bfc <__bss_end__@@Base+0x111a54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #204 @ 0xcc │ │ │ │ │ + ldccc 6, cr9, [pc, #112]! @ 1817c2c <__bss_end__@@Base+0x111a57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #144]! @ 1817c5c <__bss_end__@@Base+0x111a5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #176]! @ 1817c8c <__bss_end__@@Base+0x111a5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl sp │ │ │ │ │ + ldccc 6, cr9, [pc, #208]! @ 1817cbc <__bss_end__@@Base+0x111a60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl sp │ │ │ │ │ + ldccc 6, cr9, [pc, #240]! @ 1817cec <__bss_end__@@Base+0x111a63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #272]! @ 1817d1c <__bss_end__@@Base+0x111a66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #304]! @ 1817d4c <__bss_end__@@Base+0x111a69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr sp │ │ │ │ │ + ldccc 6, cr9, [pc, #336]! @ 1817d7c <__bss_end__@@Base+0x111a6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr sp │ │ │ │ │ + ldccc 6, cr9, [pc, #368]! @ 1817dac <__bss_end__@@Base+0x111a6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #400]! @ 1817ddc <__bss_end__@@Base+0x111a72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #432]! @ 1817e0c <__bss_end__@@Base+0x111a75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr sp │ │ │ │ │ + ldccc 6, cr9, [pc, #464]! @ 1817e3c <__bss_end__@@Base+0x111a78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr sp │ │ │ │ │ + ldccc 6, cr9, [pc, #496]! @ 1817e6c <__bss_end__@@Base+0x111a7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #528]! @ 1817e9c <__bss_end__@@Base+0x111a7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #26 │ │ │ │ │ + ldccc 6, cr9, [pc, #560]! @ 1817ecc <__bss_end__@@Base+0x111a81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror sp │ │ │ │ │ + ldccc 6, cr9, [pc, #592]! @ 1817efc <__bss_end__@@Base+0x111a84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror sp │ │ │ │ │ + ldccc 6, cr9, [pc, #624]! @ 1817f2c <__bss_end__@@Base+0x111a87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #27 │ │ │ │ │ + ldccc 6, cr9, [pc, #656]! @ 1817f5c <__bss_end__@@Base+0x111a8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #27 │ │ │ │ │ + ldccc 6, cr9, [pc, #688]! @ 1817f8c <__bss_end__@@Base+0x111a8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, sp │ │ │ │ │ + ldccc 6, cr9, [pc, #720]! @ 1817fbc <__bss_end__@@Base+0x111a90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, sp │ │ │ │ │ + ldccc 6, cr9, [pc, #752]! @ 1817fec <__bss_end__@@Base+0x111a93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #27 │ │ │ │ │ + ldccc 6, cr9, [pc, #784]! @ 181801c <__bss_end__@@Base+0x111a96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #27 │ │ │ │ │ + ldccc 6, cr9, [pc, #816]! @ 181804c <__bss_end__@@Base+0x111a99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr9, [pc, #848]! @ 181807c <__bss_end__@@Base+0x111a9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr9, [pc, #880]! @ 18180ac <__bss_end__@@Base+0x111a9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #27 │ │ │ │ │ + ldccc 6, cr9, [pc, #912]! @ 18180dc <__bss_end__@@Base+0x111aa2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #27 │ │ │ │ │ + ldccc 6, cr9, [pc, #944]! @ 181810c <__bss_end__@@Base+0x111aa5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #212 @ 0xd4 │ │ │ │ │ + ldccc 6, cr9, [pc, #976]! @ 181813c <__bss_end__@@Base+0x111aa8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #220 @ 0xdc │ │ │ │ │ + ldccc 6, cr9, [pc, #1008]! @ 181816c <__bss_end__@@Base+0x111aabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #27 │ │ │ │ │ + ldccc 7, cr9, [pc, #16]! @ 1817d9c <__bss_end__@@Base+0x111a6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #27 │ │ │ │ │ + ldccc 7, cr9, [pc, #48]! @ 1817dcc <__bss_end__@@Base+0x111a71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #212 @ 0xd4 │ │ │ │ │ + ldccc 7, cr9, [pc, #80]! @ 1817dfc <__bss_end__@@Base+0x111a74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #220 @ 0xdc │ │ │ │ │ + ldccc 7, cr9, [pc, #112]! @ 1817e2c <__bss_end__@@Base+0x111a77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #144]! @ 1817e5c <__bss_end__@@Base+0x111a7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #176]! @ 1817e8c <__bss_end__@@Base+0x111a7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl lr │ │ │ │ │ + ldccc 7, cr9, [pc, #208]! @ 1817ebc <__bss_end__@@Base+0x111a80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl lr │ │ │ │ │ + ldccc 7, cr9, [pc, #240]! @ 1817eec <__bss_end__@@Base+0x111a83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #272]! @ 1817f1c <__bss_end__@@Base+0x111a86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #304]! @ 1817f4c <__bss_end__@@Base+0x111a89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr lr │ │ │ │ │ + ldccc 7, cr9, [pc, #336]! @ 1817f7c <__bss_end__@@Base+0x111a8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr lr │ │ │ │ │ + ldccc 7, cr9, [pc, #368]! @ 1817fac <__bss_end__@@Base+0x111a8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #400]! @ 1817fdc <__bss_end__@@Base+0x111a92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #432]! @ 181800c <__bss_end__@@Base+0x111a95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr lr │ │ │ │ │ + ldccc 7, cr9, [pc, #464]! @ 181803c <__bss_end__@@Base+0x111a98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr lr │ │ │ │ │ + ldccc 7, cr9, [pc, #496]! @ 181806c <__bss_end__@@Base+0x111a9bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #528]! @ 181809c <__bss_end__@@Base+0x111a9ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r7, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #28 │ │ │ │ │ + ldccc 7, cr9, [pc, #560]! @ 18180cc <__bss_end__@@Base+0x111aa1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror lr │ │ │ │ │ + ldccc 7, cr9, [pc, #592]! @ 18180fc <__bss_end__@@Base+0x111aa4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror lr │ │ │ │ │ + ldccc 7, cr9, [pc, #624]! @ 181812c <__bss_end__@@Base+0x111aa7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #29 │ │ │ │ │ + ldccc 7, cr9, [pc, #656]! @ 181815c <__bss_end__@@Base+0x111aaac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #29 │ │ │ │ │ + ldccc 7, cr9, [pc, #688]! @ 181818c <__bss_end__@@Base+0x111aadc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, lr │ │ │ │ │ + ldccc 7, cr9, [pc, #720]! @ 18181bc <__bss_end__@@Base+0x111ab0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, lr │ │ │ │ │ + ldccc 7, cr9, [pc, #752]! @ 18181ec <__bss_end__@@Base+0x111ab3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #29 │ │ │ │ │ + ldccc 7, cr9, [pc, #784]! @ 181821c <__bss_end__@@Base+0x111ab6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #29 │ │ │ │ │ + ldccc 7, cr9, [pc, #816]! @ 181824c <__bss_end__@@Base+0x111ab9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr9, [pc, #848]! @ 181827c <__bss_end__@@Base+0x111abcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr9, [pc, #880]! @ 18182ac <__bss_end__@@Base+0x111abfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #29 │ │ │ │ │ + ldccc 7, cr9, [pc, #912]! @ 18182dc <__bss_end__@@Base+0x111ac2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #29 │ │ │ │ │ + ldccc 7, cr9, [pc, #944]! @ 181830c <__bss_end__@@Base+0x111ac5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #228 @ 0xe4 │ │ │ │ │ + ldccc 7, cr9, [pc, #976]! @ 181833c <__bss_end__@@Base+0x111ac8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #236 @ 0xec │ │ │ │ │ + ldccc 7, cr9, [pc, #1008]! @ 181836c <__bss_end__@@Base+0x111acbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #29 │ │ │ │ │ + ldccc 8, cr9, [pc, #16]! @ 1817f9c <__bss_end__@@Base+0x111a8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r7, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #29 │ │ │ │ │ + ldccc 8, cr9, [pc, #48]! @ 1817fcc <__bss_end__@@Base+0x111a91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #228 @ 0xe4 │ │ │ │ │ + ldccc 8, cr9, [pc, #80]! @ 1817ffc <__bss_end__@@Base+0x111a94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01817fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #236 @ 0xec │ │ │ │ │ + ldccc 8, cr9, [pc, #112]! @ 181802c <__bss_end__@@Base+0x111a97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #144]! @ 181805c <__bss_end__@@Base+0x111a9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r7, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #176]! @ 181808c <__bss_end__@@Base+0x111a9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r7, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl pc │ │ │ │ │ + ldccc 8, cr9, [pc, #208]! @ 18180bc <__bss_end__@@Base+0x111aa0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl pc │ │ │ │ │ + ldccc 8, cr9, [pc, #240]! @ 18180ec <__bss_end__@@Base+0x111aa3c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq r9, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #272]! @ 181812c <__bss_end__@@Base+0x111aa7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #304]! @ 181815c <__bss_end__@@Base+0x111aaac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr pc │ │ │ │ │ + ldccc 8, cr9, [pc, #336]! @ 181818c <__bss_end__@@Base+0x111aadc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr pc │ │ │ │ │ + ldccc 8, cr9, [pc, #368]! @ 18181bc <__bss_end__@@Base+0x111ab0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #400]! @ 18181ec <__bss_end__@@Base+0x111ab3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #432]! @ 181821c <__bss_end__@@Base+0x111ab6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr pc │ │ │ │ │ + ldccc 8, cr9, [pc, #464]! @ 181824c <__bss_end__@@Base+0x111ab9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr pc │ │ │ │ │ + ldccc 8, cr9, [pc, #496]! @ 181827c <__bss_end__@@Base+0x111abcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #528]! @ 18182ac <__bss_end__@@Base+0x111abfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #30 │ │ │ │ │ + ldccc 8, cr9, [pc, #560]! @ 18182dc <__bss_end__@@Base+0x111ac2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror pc │ │ │ │ │ + ldccc 8, cr9, [pc, #592]! @ 181830c <__bss_end__@@Base+0x111ac5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror pc │ │ │ │ │ + ldccc 8, cr9, [pc, #624]! @ 181833c <__bss_end__@@Base+0x111ac8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsl #31 │ │ │ │ │ + ldccc 8, cr9, [pc, #656]! @ 181836c <__bss_end__@@Base+0x111acbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsl #31 │ │ │ │ │ + ldccc 8, cr9, [pc, #688]! @ 181839c <__bss_end__@@Base+0x111acec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, r4, pc @ │ │ │ │ │ + ldccc 8, cr9, [pc, #720]! @ 18183cc <__bss_end__@@Base+0x111ad1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r2, sl, ip, pc @ │ │ │ │ │ + ldccc 8, cr9, [pc, #752]! @ 18183fc <__bss_end__@@Base+0x111ad4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, lsr #31 │ │ │ │ │ + ldccc 8, cr9, [pc, #784]! @ 181842c <__bss_end__@@Base+0x111ad7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, lsr #31 │ │ │ │ │ + ldccc 8, cr9, [pc, #816]! @ 181845c <__bss_end__@@Base+0x111adac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr9, [pc, #848]! @ 181848c <__bss_end__@@Base+0x111addc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r2, [sl], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr9, [pc, #880]! @ 18184bc <__bss_end__@@Base+0x111ae0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, asr #31 │ │ │ │ │ + ldccc 8, cr9, [pc, #912]! @ 18184ec <__bss_end__@@Base+0x111ae3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, asr #31 │ │ │ │ │ + ldccc 8, cr9, [pc, #944]! @ 181851c <__bss_end__@@Base+0x111ae6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #244 @ 0xf4 │ │ │ │ │ + ldccc 8, cr9, [pc, #976]! @ 181854c <__bss_end__@@Base+0x111ae9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r2, [sl], #252 @ 0xfc │ │ │ │ │ + ldccc 8, cr9, [pc, #1008]! @ 181857c <__bss_end__@@Base+0x111aecc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, r4, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf9904 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r2, sl, ip, ror #31 │ │ │ │ │ + @ instruction: 0x3dbf990c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018181b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #244 @ 0xf4 │ │ │ │ │ + @ instruction: 0x3dbf9914 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r2, [sl], #252 @ 0xfc │ │ │ │ │ + @ instruction: 0x3dbf991c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4 │ │ │ │ │ + @ instruction: 0x3dbf9924 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip │ │ │ │ │ + @ instruction: 0x3dbf992c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf9934 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbf993c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf9944 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbf994c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf9954 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbf995c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf9964 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #32 │ │ │ │ │ + @ instruction: 0x3dbf996c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf9974 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr r0 │ │ │ │ │ + @ instruction: 0x3dbf997c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, rrx │ │ │ │ │ + @ instruction: 0x3dbf9984 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, rrx │ │ │ │ │ + @ instruction: 0x3dbf998c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018182b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf9994 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror r0 │ │ │ │ │ + @ instruction: 0x3dbf999c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf99a4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbf99ac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r4, r0 │ │ │ │ │ + @ instruction: 0x3dbf99b4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, ip, r0 │ │ │ │ │ + @ instruction: 0x3dbf99bc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf99c4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbf99cc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf99d4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf99dc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf99e4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #1 │ │ │ │ │ + @ instruction: 0x3dbf99ec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf99f4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf99fc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf9a04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #1 │ │ │ │ │ + @ instruction: 0x3dbf9a0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018183b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbf9a14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #12 │ │ │ │ │ + @ instruction: 0x3dbf9a1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf9a24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbf9a2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf9a34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbf9a3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf9a44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbf9a4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf9a54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbf9a5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf9a64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #2 │ │ │ │ │ + @ instruction: 0x3dbf9a6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf9a74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr r1 │ │ │ │ │ + @ instruction: 0x3dbf9a7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf9a84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #2 │ │ │ │ │ + @ instruction: 0x3dbf9a8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018184b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf9a94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror r1 │ │ │ │ │ + @ instruction: 0x3dbf9a9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf9aa4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbf9aac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbf9ab4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, ip, r1 │ │ │ │ │ + @ instruction: 0x3dbf9abc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf9ac4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbf9acc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf9ad4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf9adc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf9ae4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #3 │ │ │ │ │ + @ instruction: 0x3dbf9aec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf9af4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf9afc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf9b04 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #3 │ │ │ │ │ + @ instruction: 0x3dbf9b0c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018185b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #20 │ │ │ │ │ + @ instruction: 0x3dbf9b14 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #28 │ │ │ │ │ + @ instruction: 0x3dbf9b1c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf9b24 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbf9b2c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf9b34 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbf9b3c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf9b44 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbf9b4c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf9b54 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbf9b5c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf9b64 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #4 │ │ │ │ │ + @ instruction: 0x3dbf9b6c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf9b74 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr r2 │ │ │ │ │ + @ instruction: 0x3dbf9b7c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf9b84 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #4 │ │ │ │ │ + @ instruction: 0x3dbf9b8c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018186b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf9b94 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror r2 │ │ │ │ │ + @ instruction: 0x3dbf9b9c │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf9ba4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbf9bac │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r4, r2 │ │ │ │ │ + @ instruction: 0x3dbf9bb4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, ip, r2 │ │ │ │ │ + @ instruction: 0x3dbf9bbc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf9bc4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbf9bcc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf9bd4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf9bdc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf9be4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #5 │ │ │ │ │ + @ instruction: 0x3dbf9bec │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #36 @ 0x24 │ │ │ │ │ + @ instruction: 0x3dbf9bf4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #44 @ 0x2c │ │ │ │ │ + @ instruction: 0x3dbf9bfc │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #5 │ │ │ │ │ + ldccc 12, cr9, [pc, #16]! @ 18187ac <__bss_end__@@Base+0x111b0fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #5 │ │ │ │ │ + ldccc 12, cr9, [pc, #48]! @ 18187dc <__bss_end__@@Base+0x111b12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018187b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #36 @ 0x24 │ │ │ │ │ + ldccc 12, cr9, [pc, #80]! @ 181880c <__bss_end__@@Base+0x111b15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #44 @ 0x2c │ │ │ │ │ + ldccc 12, cr9, [pc, #112]! @ 181883c <__bss_end__@@Base+0x111b18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #144]! @ 181886c <__bss_end__@@Base+0x111b1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #176]! @ 181889c <__bss_end__@@Base+0x111b1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #208]! @ 18188cc <__bss_end__@@Base+0x111b21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #240]! @ 18188fc <__bss_end__@@Base+0x111b24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #272]! @ 181892c <__bss_end__@@Base+0x111b27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #304]! @ 181895c <__bss_end__@@Base+0x111b2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #336]! @ 181898c <__bss_end__@@Base+0x111b2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #368]! @ 18189bc <__bss_end__@@Base+0x111b30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #400]! @ 18189ec <__bss_end__@@Base+0x111b33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #432]! @ 1818a1c <__bss_end__@@Base+0x111b36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #464]! @ 1818a4c <__bss_end__@@Base+0x111b39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #496]! @ 1818a7c <__bss_end__@@Base+0x111b3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #528]! @ 1818aac <__bss_end__@@Base+0x111b3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #6 │ │ │ │ │ + ldccc 12, cr9, [pc, #560]! @ 1818adc <__bss_end__@@Base+0x111b42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018188b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #592]! @ 1818b0c <__bss_end__@@Base+0x111b45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #624]! @ 1818b3c <__bss_end__@@Base+0x111b48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #7 │ │ │ │ │ + ldccc 12, cr9, [pc, #656]! @ 1818b6c <__bss_end__@@Base+0x111b4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #7 │ │ │ │ │ + ldccc 12, cr9, [pc, #688]! @ 1818b9c <__bss_end__@@Base+0x111b4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r4, r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #720]! @ 1818bcc <__bss_end__@@Base+0x111b51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, ip, r3 │ │ │ │ │ + ldccc 12, cr9, [pc, #752]! @ 1818bfc <__bss_end__@@Base+0x111b54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #7 │ │ │ │ │ + ldccc 12, cr9, [pc, #784]! @ 1818c2c <__bss_end__@@Base+0x111b57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #7 │ │ │ │ │ + ldccc 12, cr9, [pc, #816]! @ 1818c5c <__bss_end__@@Base+0x111b5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr9, [pc, #848]! @ 1818c8c <__bss_end__@@Base+0x111b5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr9, [pc, #880]! @ 1818cbc <__bss_end__@@Base+0x111b60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #7 │ │ │ │ │ + ldccc 12, cr9, [pc, #912]! @ 1818cec <__bss_end__@@Base+0x111b63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #7 │ │ │ │ │ + ldccc 12, cr9, [pc, #944]! @ 1818d1c <__bss_end__@@Base+0x111b66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 12, cr9, [pc, #976]! @ 1818d4c <__bss_end__@@Base+0x111b69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 12, cr9, [pc, #1008]! @ 1818d7c <__bss_end__@@Base+0x111b6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #7 │ │ │ │ │ + ldccc 13, cr9, [pc, #16]! @ 18189ac <__bss_end__@@Base+0x111b2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #7 │ │ │ │ │ + ldccc 13, cr9, [pc, #48]! @ 18189dc <__bss_end__@@Base+0x111b32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018189b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #52 @ 0x34 │ │ │ │ │ + ldccc 13, cr9, [pc, #80]! @ 1818a0c <__bss_end__@@Base+0x111b35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #60 @ 0x3c │ │ │ │ │ + ldccc 13, cr9, [pc, #112]! @ 1818a3c <__bss_end__@@Base+0x111b38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #144]! @ 1818a6c <__bss_end__@@Base+0x111b3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #176]! @ 1818a9c <__bss_end__@@Base+0x111b3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #208]! @ 1818acc <__bss_end__@@Base+0x111b41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #240]! @ 1818afc <__bss_end__@@Base+0x111b44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #272]! @ 1818b2c <__bss_end__@@Base+0x111b47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #304]! @ 1818b5c <__bss_end__@@Base+0x111b4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #336]! @ 1818b8c <__bss_end__@@Base+0x111b4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #368]! @ 1818bbc <__bss_end__@@Base+0x111b50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #400]! @ 1818bec <__bss_end__@@Base+0x111b53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #432]! @ 1818c1c <__bss_end__@@Base+0x111b56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #464]! @ 1818c4c <__bss_end__@@Base+0x111b59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #496]! @ 1818c7c <__bss_end__@@Base+0x111b5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #528]! @ 1818cac <__bss_end__@@Base+0x111b5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #8 │ │ │ │ │ + ldccc 13, cr9, [pc, #560]! @ 1818cdc <__bss_end__@@Base+0x111b62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #592]! @ 1818d0c <__bss_end__@@Base+0x111b65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #624]! @ 1818d3c <__bss_end__@@Base+0x111b68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #9 │ │ │ │ │ + ldccc 13, cr9, [pc, #656]! @ 1818d6c <__bss_end__@@Base+0x111b6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #9 │ │ │ │ │ + ldccc 13, cr9, [pc, #688]! @ 1818d9c <__bss_end__@@Base+0x111b6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r4, r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #720]! @ 1818dcc <__bss_end__@@Base+0x111b71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, ip, r4 │ │ │ │ │ + ldccc 13, cr9, [pc, #752]! @ 1818dfc <__bss_end__@@Base+0x111b74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #9 │ │ │ │ │ + ldccc 13, cr9, [pc, #784]! @ 1818e2c <__bss_end__@@Base+0x111b77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #9 │ │ │ │ │ + ldccc 13, cr9, [pc, #816]! @ 1818e5c <__bss_end__@@Base+0x111b7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr9, [pc, #848]! @ 1818e8c <__bss_end__@@Base+0x111b7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr9, [pc, #880]! @ 1818ebc <__bss_end__@@Base+0x111b80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #9 │ │ │ │ │ + ldccc 13, cr9, [pc, #912]! @ 1818eec <__bss_end__@@Base+0x111b83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #9 │ │ │ │ │ + ldccc 13, cr9, [pc, #944]! @ 1818f1c <__bss_end__@@Base+0x111b86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 13, cr9, [pc, #976]! @ 1818f4c <__bss_end__@@Base+0x111b89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 13, cr9, [pc, #1008]! @ 1818f7c <__bss_end__@@Base+0x111b8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #9 │ │ │ │ │ + ldccc 14, cr9, [pc, #16]! @ 1818bac <__bss_end__@@Base+0x111b4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #9 │ │ │ │ │ + ldccc 14, cr9, [pc, #48]! @ 1818bdc <__bss_end__@@Base+0x111b52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #68 @ 0x44 │ │ │ │ │ + ldccc 14, cr9, [pc, #80]! @ 1818c0c <__bss_end__@@Base+0x111b55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #76 @ 0x4c │ │ │ │ │ + ldccc 14, cr9, [pc, #112]! @ 1818c3c <__bss_end__@@Base+0x111b58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #144]! @ 1818c6c <__bss_end__@@Base+0x111b5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #176]! @ 1818c9c <__bss_end__@@Base+0x111b5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #208]! @ 1818ccc <__bss_end__@@Base+0x111b61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #240]! @ 1818cfc <__bss_end__@@Base+0x111b64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #272]! @ 1818d2c <__bss_end__@@Base+0x111b67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #304]! @ 1818d5c <__bss_end__@@Base+0x111b6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #336]! @ 1818d8c <__bss_end__@@Base+0x111b6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #368]! @ 1818dbc <__bss_end__@@Base+0x111b70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #400]! @ 1818dec <__bss_end__@@Base+0x111b73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #432]! @ 1818e1c <__bss_end__@@Base+0x111b76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #464]! @ 1818e4c <__bss_end__@@Base+0x111b79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #496]! @ 1818e7c <__bss_end__@@Base+0x111b7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #528]! @ 1818eac <__bss_end__@@Base+0x111b7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #10 │ │ │ │ │ + ldccc 14, cr9, [pc, #560]! @ 1818edc <__bss_end__@@Base+0x111b82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #592]! @ 1818f0c <__bss_end__@@Base+0x111b85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #624]! @ 1818f3c <__bss_end__@@Base+0x111b88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #11 │ │ │ │ │ + ldccc 14, cr9, [pc, #656]! @ 1818f6c <__bss_end__@@Base+0x111b8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #11 │ │ │ │ │ + ldccc 14, cr9, [pc, #688]! @ 1818f9c <__bss_end__@@Base+0x111b8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r4, r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #720]! @ 1818fcc <__bss_end__@@Base+0x111b91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, ip, r5 │ │ │ │ │ + ldccc 14, cr9, [pc, #752]! @ 1818ffc <__bss_end__@@Base+0x111b94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #11 │ │ │ │ │ + ldccc 14, cr9, [pc, #784]! @ 181902c <__bss_end__@@Base+0x111b97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #11 │ │ │ │ │ + ldccc 14, cr9, [pc, #816]! @ 181905c <__bss_end__@@Base+0x111b9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr9, [pc, #848]! @ 181908c <__bss_end__@@Base+0x111b9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr9, [pc, #880]! @ 18190bc <__bss_end__@@Base+0x111ba0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #11 │ │ │ │ │ + ldccc 14, cr9, [pc, #912]! @ 18190ec <__bss_end__@@Base+0x111ba3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #11 │ │ │ │ │ + ldccc 14, cr9, [pc, #944]! @ 181911c <__bss_end__@@Base+0x111ba6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 14, cr9, [pc, #976]! @ 181914c <__bss_end__@@Base+0x111ba9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 14, cr9, [pc, #1008]! @ 181917c <__bss_end__@@Base+0x111bacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #11 │ │ │ │ │ + ldccc 15, cr9, [pc, #16]! @ 1818dac <__bss_end__@@Base+0x111b6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #11 │ │ │ │ │ + ldccc 15, cr9, [pc, #48]! @ 1818ddc <__bss_end__@@Base+0x111b72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #84 @ 0x54 │ │ │ │ │ + ldccc 15, cr9, [pc, #80]! @ 1818e0c <__bss_end__@@Base+0x111b75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #92 @ 0x5c │ │ │ │ │ + ldccc 15, cr9, [pc, #112]! @ 1818e3c <__bss_end__@@Base+0x111b78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #144]! @ 1818e6c <__bss_end__@@Base+0x111b7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #176]! @ 1818e9c <__bss_end__@@Base+0x111b7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #208]! @ 1818ecc <__bss_end__@@Base+0x111b81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #240]! @ 1818efc <__bss_end__@@Base+0x111b84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #272]! @ 1818f2c <__bss_end__@@Base+0x111b87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #304]! @ 1818f5c <__bss_end__@@Base+0x111b8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #336]! @ 1818f8c <__bss_end__@@Base+0x111b8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #368]! @ 1818fbc <__bss_end__@@Base+0x111b90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #400]! @ 1818fec <__bss_end__@@Base+0x111b93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #432]! @ 181901c <__bss_end__@@Base+0x111b96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, asr r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #464]! @ 181904c <__bss_end__@@Base+0x111b99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, asr r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #496]! @ 181907c <__bss_end__@@Base+0x111b9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r8, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #528]! @ 18190ac <__bss_end__@@Base+0x111b9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror #12 │ │ │ │ │ + ldccc 15, cr9, [pc, #560]! @ 18190dc <__bss_end__@@Base+0x111ba2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, ror r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #592]! @ 181910c <__bss_end__@@Base+0x111ba5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, ror r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #624]! @ 181913c <__bss_end__@@Base+0x111ba8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsl #13 │ │ │ │ │ + ldccc 15, cr9, [pc, #656]! @ 181916c <__bss_end__@@Base+0x111babc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsl #13 │ │ │ │ │ + ldccc 15, cr9, [pc, #688]! @ 181919c <__bss_end__@@Base+0x111baec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r4, r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #720]! @ 18191cc <__bss_end__@@Base+0x111bb1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, ip, r6 │ │ │ │ │ + ldccc 15, cr9, [pc, #752]! @ 18191fc <__bss_end__@@Base+0x111bb4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r4, lsr #13 │ │ │ │ │ + ldccc 15, cr9, [pc, #784]! @ 181922c <__bss_end__@@Base+0x111bb7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, ip, lsr #13 │ │ │ │ │ + ldccc 15, cr9, [pc, #816]! @ 181925c <__bss_end__@@Base+0x111bbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #100 @ 0x64 │ │ │ │ │ + ldccc 15, cr9, [pc, #848]! @ 181928c <__bss_end__@@Base+0x111bbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #108 @ 0x6c │ │ │ │ │ + ldccc 15, cr9, [pc, #880]! @ 18192bc <__bss_end__@@Base+0x111bc0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ - sbcmi r3, sl, r4, asr #13 │ │ │ │ │ + ldccc 15, cr9, [pc, #912]! @ 18192ec <__bss_end__@@Base+0x111bc3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #13 │ │ │ │ │ + ldccc 15, cr9, [pc, #928]! @ 181930c <__bss_end__@@Base+0x111bc5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr9, [pc, #960]! @ 181933c <__bss_end__@@Base+0x111bc8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr9, [pc, #992]! @ 181936c <__bss_end__@@Base+0x111bcbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r8, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #13 │ │ │ │ │ + ldccc 0, cr10, [pc] @ 1818f9c <__bss_end__@@Base+0x111b8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #13 │ │ │ │ │ + ldccc 0, cr10, [pc, #32]! @ 1818fcc <__bss_end__@@Base+0x111b91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01818fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr10, [pc, #64]! @ 1818ffc <__bss_end__@@Base+0x111b94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr10, [pc, #96]! @ 181902c <__bss_end__@@Base+0x111b97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r8, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #128]! @ 181905c <__bss_end__@@Base+0x111b9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r8, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #160]! @ 181908c <__bss_end__@@Base+0x111b9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #192]! @ 18190bc <__bss_end__@@Base+0x111ba0c> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq sl, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #224]! @ 18190fc <__bss_end__@@Base+0x111ba4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #256]! @ 181912c <__bss_end__@@Base+0x111ba7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #288]! @ 181915c <__bss_end__@@Base+0x111baac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #320]! @ 181918c <__bss_end__@@Base+0x111badc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #352]! @ 18191bc <__bss_end__@@Base+0x111bb0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #384]! @ 18191ec <__bss_end__@@Base+0x111bb3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #416]! @ 181921c <__bss_end__@@Base+0x111bb6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #448]! @ 181924c <__bss_end__@@Base+0x111bb9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #480]! @ 181927c <__bss_end__@@Base+0x111bbcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #512]! @ 18192ac <__bss_end__@@Base+0x111bbfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #14 │ │ │ │ │ + ldccc 0, cr10, [pc, #544]! @ 18192dc <__bss_end__@@Base+0x111bc2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #576]! @ 181930c <__bss_end__@@Base+0x111bc5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #608]! @ 181933c <__bss_end__@@Base+0x111bc8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr10, [pc, #640]! @ 181936c <__bss_end__@@Base+0x111bcbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr10, [pc, #672]! @ 181939c <__bss_end__@@Base+0x111bcec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #704]! @ 18193cc <__bss_end__@@Base+0x111bd1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, r7 │ │ │ │ │ + ldccc 0, cr10, [pc, #736]! @ 18193fc <__bss_end__@@Base+0x111bd4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr10, [pc, #768]! @ 181942c <__bss_end__@@Base+0x111bd7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr10, [pc, #800]! @ 181945c <__bss_end__@@Base+0x111bdac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr10, [pc, #832]! @ 181948c <__bss_end__@@Base+0x111bddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr10, [pc, #864]! @ 18194bc <__bss_end__@@Base+0x111be0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #15 │ │ │ │ │ + ldccc 0, cr10, [pc, #896]! @ 18194ec <__bss_end__@@Base+0x111be3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #15 │ │ │ │ │ + ldccc 0, cr10, [pc, #928]! @ 181951c <__bss_end__@@Base+0x111be6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr10, [pc, #960]! @ 181954c <__bss_end__@@Base+0x111be9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr10, [pc, #992]! @ 181957c <__bss_end__@@Base+0x111becc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #15 │ │ │ │ │ + ldccc 1, cr10, [pc] @ 18191ac <__bss_end__@@Base+0x111bafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018191b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #15 │ │ │ │ │ + ldccc 1, cr10, [pc, #32]! @ 18191dc <__bss_end__@@Base+0x111bb2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr10, [pc, #64]! @ 181920c <__bss_end__@@Base+0x111bb5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr10, [pc, #96]! @ 181923c <__bss_end__@@Base+0x111bb8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #128]! @ 181926c <__bss_end__@@Base+0x111bbbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #160]! @ 181929c <__bss_end__@@Base+0x111bbec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #192]! @ 18192cc <__bss_end__@@Base+0x111bc1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #224]! @ 18192fc <__bss_end__@@Base+0x111bc4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #256]! @ 181932c <__bss_end__@@Base+0x111bc7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #288]! @ 181935c <__bss_end__@@Base+0x111bcac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #320]! @ 181938c <__bss_end__@@Base+0x111bcdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #352]! @ 18193bc <__bss_end__@@Base+0x111bd0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #384]! @ 18193ec <__bss_end__@@Base+0x111bd3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #416]! @ 181941c <__bss_end__@@Base+0x111bd6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #448]! @ 181944c <__bss_end__@@Base+0x111bd9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #480]! @ 181947c <__bss_end__@@Base+0x111bdcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #512]! @ 18194ac <__bss_end__@@Base+0x111bdfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018192b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #16 │ │ │ │ │ + ldccc 1, cr10, [pc, #544]! @ 18194dc <__bss_end__@@Base+0x111be2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #576]! @ 181950c <__bss_end__@@Base+0x111be5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #608]! @ 181953c <__bss_end__@@Base+0x111be8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr10, [pc, #640]! @ 181956c <__bss_end__@@Base+0x111bebc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr10, [pc, #672]! @ 181959c <__bss_end__@@Base+0x111beec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #704]! @ 18195cc <__bss_end__@@Base+0x111bf1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, r8 │ │ │ │ │ + ldccc 1, cr10, [pc, #736]! @ 18195fc <__bss_end__@@Base+0x111bf4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr10, [pc, #768]! @ 181962c <__bss_end__@@Base+0x111bf7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr10, [pc, #800]! @ 181965c <__bss_end__@@Base+0x111bfac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr10, [pc, #832]! @ 181968c <__bss_end__@@Base+0x111bfdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr10, [pc, #864]! @ 18196bc <__bss_end__@@Base+0x111c00c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #17 │ │ │ │ │ + ldccc 1, cr10, [pc, #896]! @ 18196ec <__bss_end__@@Base+0x111c03c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #17 │ │ │ │ │ + ldccc 1, cr10, [pc, #928]! @ 181971c <__bss_end__@@Base+0x111c06c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr10, [pc, #960]! @ 181974c <__bss_end__@@Base+0x111c09c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr10, [pc, #992]! @ 181977c <__bss_end__@@Base+0x111c0cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #17 │ │ │ │ │ + ldccc 2, cr10, [pc] @ 18193ac <__bss_end__@@Base+0x111bcfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018193b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #17 │ │ │ │ │ + ldccc 2, cr10, [pc, #32]! @ 18193dc <__bss_end__@@Base+0x111bd2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr10, [pc, #64]! @ 181940c <__bss_end__@@Base+0x111bd5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr10, [pc, #96]! @ 181943c <__bss_end__@@Base+0x111bd8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #128]! @ 181946c <__bss_end__@@Base+0x111bdbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #160]! @ 181949c <__bss_end__@@Base+0x111bdec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #192]! @ 18194cc <__bss_end__@@Base+0x111be1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #224]! @ 18194fc <__bss_end__@@Base+0x111be4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #256]! @ 181952c <__bss_end__@@Base+0x111be7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #288]! @ 181955c <__bss_end__@@Base+0x111beac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #320]! @ 181958c <__bss_end__@@Base+0x111bedc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #352]! @ 18195bc <__bss_end__@@Base+0x111bf0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #384]! @ 18195ec <__bss_end__@@Base+0x111bf3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #416]! @ 181961c <__bss_end__@@Base+0x111bf6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #448]! @ 181964c <__bss_end__@@Base+0x111bf9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #480]! @ 181967c <__bss_end__@@Base+0x111bfcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #512]! @ 18196ac <__bss_end__@@Base+0x111bffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018194b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #18 │ │ │ │ │ + ldccc 2, cr10, [pc, #544]! @ 18196dc <__bss_end__@@Base+0x111c02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #576]! @ 181970c <__bss_end__@@Base+0x111c05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #608]! @ 181973c <__bss_end__@@Base+0x111c08c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr10, [pc, #640]! @ 181976c <__bss_end__@@Base+0x111c0bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr10, [pc, #672]! @ 181979c <__bss_end__@@Base+0x111c0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #704]! @ 18197cc <__bss_end__@@Base+0x111c11c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, r9 │ │ │ │ │ + ldccc 2, cr10, [pc, #736]! @ 18197fc <__bss_end__@@Base+0x111c14c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr10, [pc, #768]! @ 181982c <__bss_end__@@Base+0x111c17c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr10, [pc, #800]! @ 181985c <__bss_end__@@Base+0x111c1ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr10, [pc, #832]! @ 181988c <__bss_end__@@Base+0x111c1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr10, [pc, #864]! @ 18198bc <__bss_end__@@Base+0x111c20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #19 │ │ │ │ │ + ldccc 2, cr10, [pc, #896]! @ 18198ec <__bss_end__@@Base+0x111c23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #19 │ │ │ │ │ + ldccc 2, cr10, [pc, #928]! @ 181991c <__bss_end__@@Base+0x111c26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr10, [pc, #960]! @ 181994c <__bss_end__@@Base+0x111c29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr10, [pc, #992]! @ 181997c <__bss_end__@@Base+0x111c2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #19 │ │ │ │ │ + ldccc 3, cr10, [pc] @ 18195ac <__bss_end__@@Base+0x111befc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018195b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #19 │ │ │ │ │ + ldccc 3, cr10, [pc, #32]! @ 18195dc <__bss_end__@@Base+0x111bf2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr10, [pc, #64]! @ 181960c <__bss_end__@@Base+0x111bf5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr10, [pc, #96]! @ 181963c <__bss_end__@@Base+0x111bf8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #128]! @ 181966c <__bss_end__@@Base+0x111bfbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #160]! @ 181969c <__bss_end__@@Base+0x111bfec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl sl │ │ │ │ │ + ldccc 3, cr10, [pc, #192]! @ 18196cc <__bss_end__@@Base+0x111c01c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl sl │ │ │ │ │ + ldccc 3, cr10, [pc, #224]! @ 18196fc <__bss_end__@@Base+0x111c04c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #256]! @ 181972c <__bss_end__@@Base+0x111c07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #288]! @ 181975c <__bss_end__@@Base+0x111c0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr sl │ │ │ │ │ + ldccc 3, cr10, [pc, #320]! @ 181978c <__bss_end__@@Base+0x111c0dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr sl │ │ │ │ │ + ldccc 3, cr10, [pc, #352]! @ 18197bc <__bss_end__@@Base+0x111c10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #384]! @ 18197ec <__bss_end__@@Base+0x111c13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #416]! @ 181981c <__bss_end__@@Base+0x111c16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr sl │ │ │ │ │ + ldccc 3, cr10, [pc, #448]! @ 181984c <__bss_end__@@Base+0x111c19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr sl │ │ │ │ │ + ldccc 3, cr10, [pc, #480]! @ 181987c <__bss_end__@@Base+0x111c1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #512]! @ 18198ac <__bss_end__@@Base+0x111c1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018196b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #20 │ │ │ │ │ + ldccc 3, cr10, [pc, #544]! @ 18198dc <__bss_end__@@Base+0x111c22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror sl │ │ │ │ │ + ldccc 3, cr10, [pc, #576]! @ 181990c <__bss_end__@@Base+0x111c25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror sl │ │ │ │ │ + ldccc 3, cr10, [pc, #608]! @ 181993c <__bss_end__@@Base+0x111c28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr10, [pc, #640]! @ 181996c <__bss_end__@@Base+0x111c2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr10, [pc, #672]! @ 181999c <__bss_end__@@Base+0x111c2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, sl │ │ │ │ │ + ldccc 3, cr10, [pc, #704]! @ 18199cc <__bss_end__@@Base+0x111c31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, sl │ │ │ │ │ + ldccc 3, cr10, [pc, #736]! @ 18199fc <__bss_end__@@Base+0x111c34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr10, [pc, #768]! @ 1819a2c <__bss_end__@@Base+0x111c37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr10, [pc, #800]! @ 1819a5c <__bss_end__@@Base+0x111c3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr10, [pc, #832]! @ 1819a8c <__bss_end__@@Base+0x111c3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr10, [pc, #864]! @ 1819abc <__bss_end__@@Base+0x111c40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #21 │ │ │ │ │ + ldccc 3, cr10, [pc, #896]! @ 1819aec <__bss_end__@@Base+0x111c43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #21 │ │ │ │ │ + ldccc 3, cr10, [pc, #928]! @ 1819b1c <__bss_end__@@Base+0x111c46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr10, [pc, #960]! @ 1819b4c <__bss_end__@@Base+0x111c49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr10, [pc, #992]! @ 1819b7c <__bss_end__@@Base+0x111c4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #21 │ │ │ │ │ + ldccc 4, cr10, [pc] @ 18197ac <__bss_end__@@Base+0x111c0fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018197b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #21 │ │ │ │ │ + ldccc 4, cr10, [pc, #32]! @ 18197dc <__bss_end__@@Base+0x111c12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr10, [pc, #64]! @ 181980c <__bss_end__@@Base+0x111c15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr10, [pc, #96]! @ 181983c <__bss_end__@@Base+0x111c18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #128]! @ 181986c <__bss_end__@@Base+0x111c1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #160]! @ 181989c <__bss_end__@@Base+0x111c1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl fp │ │ │ │ │ + ldccc 4, cr10, [pc, #192]! @ 18198cc <__bss_end__@@Base+0x111c21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl fp │ │ │ │ │ + ldccc 4, cr10, [pc, #224]! @ 18198fc <__bss_end__@@Base+0x111c24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #256]! @ 181992c <__bss_end__@@Base+0x111c27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #288]! @ 181995c <__bss_end__@@Base+0x111c2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr fp │ │ │ │ │ + ldccc 4, cr10, [pc, #320]! @ 181998c <__bss_end__@@Base+0x111c2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr fp │ │ │ │ │ + ldccc 4, cr10, [pc, #352]! @ 18199bc <__bss_end__@@Base+0x111c30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #384]! @ 18199ec <__bss_end__@@Base+0x111c33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #416]! @ 1819a1c <__bss_end__@@Base+0x111c36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr fp │ │ │ │ │ + ldccc 4, cr10, [pc, #448]! @ 1819a4c <__bss_end__@@Base+0x111c39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr fp │ │ │ │ │ + ldccc 4, cr10, [pc, #480]! @ 1819a7c <__bss_end__@@Base+0x111c3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #512]! @ 1819aac <__bss_end__@@Base+0x111c3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018198b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #22 │ │ │ │ │ + ldccc 4, cr10, [pc, #544]! @ 1819adc <__bss_end__@@Base+0x111c42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror fp │ │ │ │ │ + ldccc 4, cr10, [pc, #576]! @ 1819b0c <__bss_end__@@Base+0x111c45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror fp │ │ │ │ │ + ldccc 4, cr10, [pc, #608]! @ 1819b3c <__bss_end__@@Base+0x111c48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr10, [pc, #640]! @ 1819b6c <__bss_end__@@Base+0x111c4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr10, [pc, #672]! @ 1819b9c <__bss_end__@@Base+0x111c4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, fp │ │ │ │ │ + ldccc 4, cr10, [pc, #704]! @ 1819bcc <__bss_end__@@Base+0x111c51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, fp │ │ │ │ │ + ldccc 4, cr10, [pc, #736]! @ 1819bfc <__bss_end__@@Base+0x111c54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr10, [pc, #768]! @ 1819c2c <__bss_end__@@Base+0x111c57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr10, [pc, #800]! @ 1819c5c <__bss_end__@@Base+0x111c5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr10, [pc, #832]! @ 1819c8c <__bss_end__@@Base+0x111c5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr10, [pc, #864]! @ 1819cbc <__bss_end__@@Base+0x111c60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #23 │ │ │ │ │ + ldccc 4, cr10, [pc, #896]! @ 1819cec <__bss_end__@@Base+0x111c63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #23 │ │ │ │ │ + ldccc 4, cr10, [pc, #928]! @ 1819d1c <__bss_end__@@Base+0x111c66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr10, [pc, #960]! @ 1819d4c <__bss_end__@@Base+0x111c69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr10, [pc, #992]! @ 1819d7c <__bss_end__@@Base+0x111c6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #23 │ │ │ │ │ + ldccc 5, cr10, [pc] @ 18199ac <__bss_end__@@Base+0x111c2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x018199b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #23 │ │ │ │ │ + ldccc 5, cr10, [pc, #32]! @ 18199dc <__bss_end__@@Base+0x111c32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #176 @ 0xb0 │ │ │ │ │ + ldccc 5, cr10, [pc, #64]! @ 1819a0c <__bss_end__@@Base+0x111c35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr10, [pc, #96]! @ 1819a3c <__bss_end__@@Base+0x111c38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #128]! @ 1819a6c <__bss_end__@@Base+0x111c3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #160]! @ 1819a9c <__bss_end__@@Base+0x111c3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl ip │ │ │ │ │ + ldccc 5, cr10, [pc, #192]! @ 1819acc <__bss_end__@@Base+0x111c41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl ip │ │ │ │ │ + ldccc 5, cr10, [pc, #224]! @ 1819afc <__bss_end__@@Base+0x111c44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #256]! @ 1819b2c <__bss_end__@@Base+0x111c47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #288]! @ 1819b5c <__bss_end__@@Base+0x111c4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr ip │ │ │ │ │ + ldccc 5, cr10, [pc, #320]! @ 1819b8c <__bss_end__@@Base+0x111c4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr ip │ │ │ │ │ + ldccc 5, cr10, [pc, #352]! @ 1819bbc <__bss_end__@@Base+0x111c50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #384]! @ 1819bec <__bss_end__@@Base+0x111c53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #416]! @ 1819c1c <__bss_end__@@Base+0x111c56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr ip │ │ │ │ │ + ldccc 5, cr10, [pc, #448]! @ 1819c4c <__bss_end__@@Base+0x111c59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819a98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr ip │ │ │ │ │ + ldccc 5, cr10, [pc, #480]! @ 1819c7c <__bss_end__@@Base+0x111c5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #512]! @ 1819cac <__bss_end__@@Base+0x111c5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819ab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #24 │ │ │ │ │ + ldccc 5, cr10, [pc, #544]! @ 1819cdc <__bss_end__@@Base+0x111c62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror ip │ │ │ │ │ + ldccc 5, cr10, [pc, #576]! @ 1819d0c <__bss_end__@@Base+0x111c65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror ip │ │ │ │ │ + ldccc 5, cr10, [pc, #608]! @ 1819d3c <__bss_end__@@Base+0x111c68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #25 │ │ │ │ │ + ldccc 5, cr10, [pc, #640]! @ 1819d6c <__bss_end__@@Base+0x111c6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #25 │ │ │ │ │ + ldccc 5, cr10, [pc, #672]! @ 1819d9c <__bss_end__@@Base+0x111c6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, ip │ │ │ │ │ + ldccc 5, cr10, [pc, #704]! @ 1819dcc <__bss_end__@@Base+0x111c71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, ip │ │ │ │ │ + ldccc 5, cr10, [pc, #736]! @ 1819dfc <__bss_end__@@Base+0x111c74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #25 │ │ │ │ │ + ldccc 5, cr10, [pc, #768]! @ 1819e2c <__bss_end__@@Base+0x111c77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #25 │ │ │ │ │ + ldccc 5, cr10, [pc, #800]! @ 1819e5c <__bss_end__@@Base+0x111c7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr10, [pc, #832]! @ 1819e8c <__bss_end__@@Base+0x111c7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr10, [pc, #864]! @ 1819ebc <__bss_end__@@Base+0x111c80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #25 │ │ │ │ │ + ldccc 5, cr10, [pc, #896]! @ 1819eec <__bss_end__@@Base+0x111c83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #25 │ │ │ │ │ + ldccc 5, cr10, [pc, #928]! @ 1819f1c <__bss_end__@@Base+0x111c86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #192 @ 0xc0 │ │ │ │ │ + ldccc 5, cr10, [pc, #960]! @ 1819f4c <__bss_end__@@Base+0x111c89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819b98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #200 @ 0xc8 │ │ │ │ │ + ldccc 5, cr10, [pc, #992]! @ 1819f7c <__bss_end__@@Base+0x111c8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #25 │ │ │ │ │ + ldccc 6, cr10, [pc] @ 1819bac <__bss_end__@@Base+0x111c4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819bb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #25 │ │ │ │ │ + ldccc 6, cr10, [pc, #32]! @ 1819bdc <__bss_end__@@Base+0x111c52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #192 @ 0xc0 │ │ │ │ │ + ldccc 6, cr10, [pc, #64]! @ 1819c0c <__bss_end__@@Base+0x111c55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #200 @ 0xc8 │ │ │ │ │ + ldccc 6, cr10, [pc, #96]! @ 1819c3c <__bss_end__@@Base+0x111c58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #128]! @ 1819c6c <__bss_end__@@Base+0x111c5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #160]! @ 1819c9c <__bss_end__@@Base+0x111c5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl sp │ │ │ │ │ + ldccc 6, cr10, [pc, #192]! @ 1819ccc <__bss_end__@@Base+0x111c61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl sp │ │ │ │ │ + ldccc 6, cr10, [pc, #224]! @ 1819cfc <__bss_end__@@Base+0x111c64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #256]! @ 1819d2c <__bss_end__@@Base+0x111c67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #288]! @ 1819d5c <__bss_end__@@Base+0x111c6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr sp │ │ │ │ │ + ldccc 6, cr10, [pc, #320]! @ 1819d8c <__bss_end__@@Base+0x111c6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr sp │ │ │ │ │ + ldccc 6, cr10, [pc, #352]! @ 1819dbc <__bss_end__@@Base+0x111c70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #384]! @ 1819dec <__bss_end__@@Base+0x111c73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #416]! @ 1819e1c <__bss_end__@@Base+0x111c76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr sp │ │ │ │ │ + ldccc 6, cr10, [pc, #448]! @ 1819e4c <__bss_end__@@Base+0x111c79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819c98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr sp │ │ │ │ │ + ldccc 6, cr10, [pc, #480]! @ 1819e7c <__bss_end__@@Base+0x111c7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #512]! @ 1819eac <__bss_end__@@Base+0x111c7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819cb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #26 │ │ │ │ │ + ldccc 6, cr10, [pc, #544]! @ 1819edc <__bss_end__@@Base+0x111c82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror sp │ │ │ │ │ + ldccc 6, cr10, [pc, #576]! @ 1819f0c <__bss_end__@@Base+0x111c85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror sp │ │ │ │ │ + ldccc 6, cr10, [pc, #608]! @ 1819f3c <__bss_end__@@Base+0x111c88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #27 │ │ │ │ │ + ldccc 6, cr10, [pc, #640]! @ 1819f6c <__bss_end__@@Base+0x111c8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #27 │ │ │ │ │ + ldccc 6, cr10, [pc, #672]! @ 1819f9c <__bss_end__@@Base+0x111c8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, sp │ │ │ │ │ + ldccc 6, cr10, [pc, #704]! @ 1819fcc <__bss_end__@@Base+0x111c91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, sp │ │ │ │ │ + ldccc 6, cr10, [pc, #736]! @ 1819ffc <__bss_end__@@Base+0x111c94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #27 │ │ │ │ │ + ldccc 6, cr10, [pc, #768]! @ 181a02c <__bss_end__@@Base+0x111c97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #27 │ │ │ │ │ + ldccc 6, cr10, [pc, #800]! @ 181a05c <__bss_end__@@Base+0x111c9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr10, [pc, #832]! @ 181a08c <__bss_end__@@Base+0x111c9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr10, [pc, #864]! @ 181a0bc <__bss_end__@@Base+0x111ca0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #27 │ │ │ │ │ + ldccc 6, cr10, [pc, #896]! @ 181a0ec <__bss_end__@@Base+0x111ca3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #27 │ │ │ │ │ + ldccc 6, cr10, [pc, #928]! @ 181a11c <__bss_end__@@Base+0x111ca6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #208 @ 0xd0 │ │ │ │ │ + ldccc 6, cr10, [pc, #960]! @ 181a14c <__bss_end__@@Base+0x111ca9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819d98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #216 @ 0xd8 │ │ │ │ │ + ldccc 6, cr10, [pc, #992]! @ 181a17c <__bss_end__@@Base+0x111cacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #27 │ │ │ │ │ + ldccc 7, cr10, [pc] @ 1819dac <__bss_end__@@Base+0x111c6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819db8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #27 │ │ │ │ │ + ldccc 7, cr10, [pc, #32]! @ 1819ddc <__bss_end__@@Base+0x111c72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #208 @ 0xd0 │ │ │ │ │ + ldccc 7, cr10, [pc, #64]! @ 1819e0c <__bss_end__@@Base+0x111c75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #216 @ 0xd8 │ │ │ │ │ + ldccc 7, cr10, [pc, #96]! @ 1819e3c <__bss_end__@@Base+0x111c78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #128]! @ 1819e6c <__bss_end__@@Base+0x111c7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #160]! @ 1819e9c <__bss_end__@@Base+0x111c7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl lr │ │ │ │ │ + ldccc 7, cr10, [pc, #192]! @ 1819ecc <__bss_end__@@Base+0x111c81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl lr │ │ │ │ │ + ldccc 7, cr10, [pc, #224]! @ 1819efc <__bss_end__@@Base+0x111c84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #256]! @ 1819f2c <__bss_end__@@Base+0x111c87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #288]! @ 1819f5c <__bss_end__@@Base+0x111c8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr lr │ │ │ │ │ + ldccc 7, cr10, [pc, #320]! @ 1819f8c <__bss_end__@@Base+0x111c8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr lr │ │ │ │ │ + ldccc 7, cr10, [pc, #352]! @ 1819fbc <__bss_end__@@Base+0x111c90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #384]! @ 1819fec <__bss_end__@@Base+0x111c93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #416]! @ 181a01c <__bss_end__@@Base+0x111c96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr lr │ │ │ │ │ + ldccc 7, cr10, [pc, #448]! @ 181a04c <__bss_end__@@Base+0x111c99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq r9, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr lr │ │ │ │ │ + ldccc 7, cr10, [pc, #480]! @ 181a07c <__bss_end__@@Base+0x111c9cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #512]! @ 181a0ac <__bss_end__@@Base+0x111c9fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819eb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #28 │ │ │ │ │ + ldccc 7, cr10, [pc, #544]! @ 181a0dc <__bss_end__@@Base+0x111ca2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror lr │ │ │ │ │ + ldccc 7, cr10, [pc, #576]! @ 181a10c <__bss_end__@@Base+0x111ca5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror lr │ │ │ │ │ + ldccc 7, cr10, [pc, #608]! @ 181a13c <__bss_end__@@Base+0x111ca8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #29 │ │ │ │ │ + ldccc 7, cr10, [pc, #640]! @ 181a16c <__bss_end__@@Base+0x111cabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #29 │ │ │ │ │ + ldccc 7, cr10, [pc, #672]! @ 181a19c <__bss_end__@@Base+0x111caec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, lr │ │ │ │ │ + ldccc 7, cr10, [pc, #704]! @ 181a1cc <__bss_end__@@Base+0x111cb1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, lr │ │ │ │ │ + ldccc 7, cr10, [pc, #736]! @ 181a1fc <__bss_end__@@Base+0x111cb4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #29 │ │ │ │ │ + ldccc 7, cr10, [pc, #768]! @ 181a22c <__bss_end__@@Base+0x111cb7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #29 │ │ │ │ │ + ldccc 7, cr10, [pc, #800]! @ 181a25c <__bss_end__@@Base+0x111cbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr10, [pc, #832]! @ 181a28c <__bss_end__@@Base+0x111cbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr10, [pc, #864]! @ 181a2bc <__bss_end__@@Base+0x111cc0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #29 │ │ │ │ │ + ldccc 7, cr10, [pc, #896]! @ 181a2ec <__bss_end__@@Base+0x111cc3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #29 │ │ │ │ │ + ldccc 7, cr10, [pc, #928]! @ 181a31c <__bss_end__@@Base+0x111cc6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #224 @ 0xe0 │ │ │ │ │ + ldccc 7, cr10, [pc, #960]! @ 181a34c <__bss_end__@@Base+0x111cc9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq r9, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #232 @ 0xe8 │ │ │ │ │ + ldccc 7, cr10, [pc, #992]! @ 181a37c <__bss_end__@@Base+0x111cccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #29 │ │ │ │ │ + ldccc 8, cr10, [pc] @ 1819fac <__bss_end__@@Base+0x111c8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x01819fb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #29 │ │ │ │ │ + ldccc 8, cr10, [pc, #32]! @ 1819fdc <__bss_end__@@Base+0x111c92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #224 @ 0xe0 │ │ │ │ │ + ldccc 8, cr10, [pc, #64]! @ 181a00c <__bss_end__@@Base+0x111c95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq r9, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #232 @ 0xe8 │ │ │ │ │ + ldccc 8, cr10, [pc, #96]! @ 181a03c <__bss_end__@@Base+0x111c98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq r9, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #128]! @ 181a06c <__bss_end__@@Base+0x111c9bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #160]! @ 181a09c <__bss_end__@@Base+0x111c9ec> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, lr, lsl #23 │ │ │ │ │ orreq fp, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl pc │ │ │ │ │ + ldccc 8, cr10, [pc, #192]! @ 181a0dc <__bss_end__@@Base+0x111ca2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl pc │ │ │ │ │ + ldccc 8, cr10, [pc, #224]! @ 181a10c <__bss_end__@@Base+0x111ca5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #256]! @ 181a13c <__bss_end__@@Base+0x111ca8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #288]! @ 181a16c <__bss_end__@@Base+0x111cabc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr pc │ │ │ │ │ + ldccc 8, cr10, [pc, #320]! @ 181a19c <__bss_end__@@Base+0x111caec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr pc │ │ │ │ │ + ldccc 8, cr10, [pc, #352]! @ 181a1cc <__bss_end__@@Base+0x111cb1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #384]! @ 181a1fc <__bss_end__@@Base+0x111cb4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #416]! @ 181a22c <__bss_end__@@Base+0x111cb7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr pc │ │ │ │ │ + ldccc 8, cr10, [pc, #448]! @ 181a25c <__bss_end__@@Base+0x111cbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr pc │ │ │ │ │ + ldccc 8, cr10, [pc, #480]! @ 181a28c <__bss_end__@@Base+0x111cbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #512]! @ 181a2bc <__bss_end__@@Base+0x111cc0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #30 │ │ │ │ │ + ldccc 8, cr10, [pc, #544]! @ 181a2ec <__bss_end__@@Base+0x111cc3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror pc │ │ │ │ │ + ldccc 8, cr10, [pc, #576]! @ 181a31c <__bss_end__@@Base+0x111cc6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror pc │ │ │ │ │ + ldccc 8, cr10, [pc, #608]! @ 181a34c <__bss_end__@@Base+0x111cc9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsl #31 │ │ │ │ │ + ldccc 8, cr10, [pc, #640]! @ 181a37c <__bss_end__@@Base+0x111cccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsl #31 │ │ │ │ │ + ldccc 8, cr10, [pc, #672]! @ 181a3ac <__bss_end__@@Base+0x111ccfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r0, pc @ │ │ │ │ │ + ldccc 8, cr10, [pc, #704]! @ 181a3dc <__bss_end__@@Base+0x111cd2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r3, sl, r8, pc @ │ │ │ │ │ + ldccc 8, cr10, [pc, #736]! @ 181a40c <__bss_end__@@Base+0x111cd5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, lsr #31 │ │ │ │ │ + ldccc 8, cr10, [pc, #768]! @ 181a43c <__bss_end__@@Base+0x111cd8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, lsr #31 │ │ │ │ │ + ldccc 8, cr10, [pc, #800]! @ 181a46c <__bss_end__@@Base+0x111cdbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr10, [pc, #832]! @ 181a49c <__bss_end__@@Base+0x111cdec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r3, [sl], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr10, [pc, #864]! @ 181a4cc <__bss_end__@@Base+0x111ce1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, asr #31 │ │ │ │ │ + ldccc 8, cr10, [pc, #896]! @ 181a4fc <__bss_end__@@Base+0x111ce4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, asr #31 │ │ │ │ │ + ldccc 8, cr10, [pc, #928]! @ 181a52c <__bss_end__@@Base+0x111ce7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #240 @ 0xf0 │ │ │ │ │ + ldccc 8, cr10, [pc, #960]! @ 181a55c <__bss_end__@@Base+0x111ceac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r3, [sl], #248 @ 0xf8 │ │ │ │ │ + ldccc 8, cr10, [pc, #992]! @ 181a58c <__bss_end__@@Base+0x111cedc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r0, ror #31 │ │ │ │ │ + @ instruction: 0x3dbfa900 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r3, sl, r8, ror #31 │ │ │ │ │ + @ instruction: 0x3dbfa908 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #240 @ 0xf0 │ │ │ │ │ + @ instruction: 0x3dbfa910 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r3, [sl], #248 @ 0xf8 │ │ │ │ │ + @ instruction: 0x3dbfa918 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0 │ │ │ │ │ + @ instruction: 0x3dbfa920 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8 │ │ │ │ │ + @ instruction: 0x3dbfa928 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbfa930 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r0 │ │ │ │ │ + @ instruction: 0x3dbfa938 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbfa940 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #32 │ │ │ │ │ + @ instruction: 0x3dbfa948 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbfa950 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r0 │ │ │ │ │ + @ instruction: 0x3dbfa958 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #32 │ │ │ │ │ + @ instruction: 0x3dbfa960 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #32 │ │ │ │ │ + @ instruction: 0x3dbfa968 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r0 │ │ │ │ │ + @ instruction: 0x3dbfa970 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r0 │ │ │ │ │ + @ instruction: 0x3dbfa978 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, rrx │ │ │ │ │ + @ instruction: 0x3dbfa980 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, rrx │ │ │ │ │ + @ instruction: 0x3dbfa988 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r0 │ │ │ │ │ + @ instruction: 0x3dbfa990 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r0 │ │ │ │ │ + @ instruction: 0x3dbfa998 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbfa9a0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #1 │ │ │ │ │ + @ instruction: 0x3dbfa9a8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r0 │ │ │ │ │ + @ instruction: 0x3dbfa9b0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r0 │ │ │ │ │ + @ instruction: 0x3dbfa9b8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbfa9c0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #1 │ │ │ │ │ + @ instruction: 0x3dbfa9c8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #0 │ │ │ │ │ + @ instruction: 0x3dbfa9d0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #8 │ │ │ │ │ + @ instruction: 0x3dbfa9d8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #1 │ │ │ │ │ + @ instruction: 0x3dbfa9e0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #1 │ │ │ │ │ + @ instruction: 0x3dbfa9e8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #0 │ │ │ │ │ + @ instruction: 0x3dbfa9f0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #8 │ │ │ │ │ + @ instruction: 0x3dbfa9f8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #1 │ │ │ │ │ + @ instruction: 0x3dbfaa00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #1 │ │ │ │ │ + @ instruction: 0x3dbfaa08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #0 │ │ │ │ │ + @ instruction: 0x3dbfaa10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #8 │ │ │ │ │ + @ instruction: 0x3dbfaa18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbfaa20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbfaa28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbfaa30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbfaa38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbfaa40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbfaa48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbfaa50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbfaa58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #2 │ │ │ │ │ + @ instruction: 0x3dbfaa60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #2 │ │ │ │ │ + @ instruction: 0x3dbfaa68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r1 │ │ │ │ │ + @ instruction: 0x3dbfaa70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r1 │ │ │ │ │ + @ instruction: 0x3dbfaa78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #2 │ │ │ │ │ + @ instruction: 0x3dbfaa80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #2 │ │ │ │ │ + @ instruction: 0x3dbfaa88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r1 │ │ │ │ │ + @ instruction: 0x3dbfaa90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r1 │ │ │ │ │ + @ instruction: 0x3dbfaa98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbfaaa0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbfaaa8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r1 │ │ │ │ │ + @ instruction: 0x3dbfaab0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r1 │ │ │ │ │ + @ instruction: 0x3dbfaab8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbfaac0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x3dbfaac8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #16 │ │ │ │ │ + @ instruction: 0x3dbfaad0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #24 │ │ │ │ │ + @ instruction: 0x3dbfaad8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #3 │ │ │ │ │ + @ instruction: 0x3dbfaae0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #3 │ │ │ │ │ + @ instruction: 0x3dbfaae8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #16 │ │ │ │ │ + @ instruction: 0x3dbfaaf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #24 │ │ │ │ │ + @ instruction: 0x3dbfaaf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #3 │ │ │ │ │ + @ instruction: 0x3dbfab00 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #3 │ │ │ │ │ + @ instruction: 0x3dbfab08 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #16 │ │ │ │ │ + @ instruction: 0x3dbfab10 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #24 │ │ │ │ │ + @ instruction: 0x3dbfab18 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbfab20 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #4 │ │ │ │ │ + @ instruction: 0x3dbfab28 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbfab30 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r2 │ │ │ │ │ + @ instruction: 0x3dbfab38 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbfab40 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #4 │ │ │ │ │ + @ instruction: 0x3dbfab48 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbfab50 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r2 │ │ │ │ │ + @ instruction: 0x3dbfab58 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #4 │ │ │ │ │ + @ instruction: 0x3dbfab60 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #4 │ │ │ │ │ + @ instruction: 0x3dbfab68 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r2 │ │ │ │ │ + @ instruction: 0x3dbfab70 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r2 │ │ │ │ │ + @ instruction: 0x3dbfab78 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #4 │ │ │ │ │ + @ instruction: 0x3dbfab80 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #4 │ │ │ │ │ + @ instruction: 0x3dbfab88 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r2 │ │ │ │ │ + @ instruction: 0x3dbfab90 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r2 │ │ │ │ │ + @ instruction: 0x3dbfab98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbfaba0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #5 │ │ │ │ │ + @ instruction: 0x3dbfaba8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r2 │ │ │ │ │ + @ instruction: 0x3dbfabb0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r2 │ │ │ │ │ + @ instruction: 0x3dbfabb8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbfabc0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #5 │ │ │ │ │ + @ instruction: 0x3dbfabc8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #32 │ │ │ │ │ + @ instruction: 0x3dbfabd0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbfabd8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #5 │ │ │ │ │ + @ instruction: 0x3dbfabe0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #5 │ │ │ │ │ + @ instruction: 0x3dbfabe8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #32 │ │ │ │ │ + @ instruction: 0x3dbfabf0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #40 @ 0x28 │ │ │ │ │ + @ instruction: 0x3dbfabf8 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #5 │ │ │ │ │ + ldccc 12, cr10, [pc] @ 181a7bc <__bss_end__@@Base+0x111d10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #5 │ │ │ │ │ + ldccc 12, cr10, [pc, #32]! @ 181a7ec <__bss_end__@@Base+0x111d13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #32 │ │ │ │ │ + ldccc 12, cr10, [pc, #64]! @ 181a81c <__bss_end__@@Base+0x111d16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #40 @ 0x28 │ │ │ │ │ + ldccc 12, cr10, [pc, #96]! @ 181a84c <__bss_end__@@Base+0x111d19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #128]! @ 181a87c <__bss_end__@@Base+0x111d1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #160]! @ 181a8ac <__bss_end__@@Base+0x111d1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #192]! @ 181a8dc <__bss_end__@@Base+0x111d22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #224]! @ 181a90c <__bss_end__@@Base+0x111d25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #256]! @ 181a93c <__bss_end__@@Base+0x111d28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #288]! @ 181a96c <__bss_end__@@Base+0x111d2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #320]! @ 181a99c <__bss_end__@@Base+0x111d2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #352]! @ 181a9cc <__bss_end__@@Base+0x111d31c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #384]! @ 181a9fc <__bss_end__@@Base+0x111d34c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #416]! @ 181aa2c <__bss_end__@@Base+0x111d37c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #448]! @ 181aa5c <__bss_end__@@Base+0x111d3ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #480]! @ 181aa8c <__bss_end__@@Base+0x111d3dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #512]! @ 181aabc <__bss_end__@@Base+0x111d40c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #6 │ │ │ │ │ + ldccc 12, cr10, [pc, #544]! @ 181aaec <__bss_end__@@Base+0x111d43c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #576]! @ 181ab1c <__bss_end__@@Base+0x111d46c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #608]! @ 181ab4c <__bss_end__@@Base+0x111d49c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #7 │ │ │ │ │ + ldccc 12, cr10, [pc, #640]! @ 181ab7c <__bss_end__@@Base+0x111d4cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #7 │ │ │ │ │ + ldccc 12, cr10, [pc, #672]! @ 181abac <__bss_end__@@Base+0x111d4fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #704]! @ 181abdc <__bss_end__@@Base+0x111d52c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r3 │ │ │ │ │ + ldccc 12, cr10, [pc, #736]! @ 181ac0c <__bss_end__@@Base+0x111d55c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #7 │ │ │ │ │ + ldccc 12, cr10, [pc, #768]! @ 181ac3c <__bss_end__@@Base+0x111d58c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #7 │ │ │ │ │ + ldccc 12, cr10, [pc, #800]! @ 181ac6c <__bss_end__@@Base+0x111d5bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr10, [pc, #832]! @ 181ac9c <__bss_end__@@Base+0x111d5ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr10, [pc, #864]! @ 181accc <__bss_end__@@Base+0x111d61c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #7 │ │ │ │ │ + ldccc 12, cr10, [pc, #896]! @ 181acfc <__bss_end__@@Base+0x111d64c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #7 │ │ │ │ │ + ldccc 12, cr10, [pc, #928]! @ 181ad2c <__bss_end__@@Base+0x111d67c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #48 @ 0x30 │ │ │ │ │ + ldccc 12, cr10, [pc, #960]! @ 181ad5c <__bss_end__@@Base+0x111d6ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #56 @ 0x38 │ │ │ │ │ + ldccc 12, cr10, [pc, #992]! @ 181ad8c <__bss_end__@@Base+0x111d6dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181a9b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #7 │ │ │ │ │ + ldccc 13, cr10, [pc] @ 181a9bc <__bss_end__@@Base+0x111d30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #7 │ │ │ │ │ + ldccc 13, cr10, [pc, #32]! @ 181a9ec <__bss_end__@@Base+0x111d33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #48 @ 0x30 │ │ │ │ │ + ldccc 13, cr10, [pc, #64]! @ 181aa1c <__bss_end__@@Base+0x111d36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #56 @ 0x38 │ │ │ │ │ + ldccc 13, cr10, [pc, #96]! @ 181aa4c <__bss_end__@@Base+0x111d39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #128]! @ 181aa7c <__bss_end__@@Base+0x111d3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #160]! @ 181aaac <__bss_end__@@Base+0x111d3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #192]! @ 181aadc <__bss_end__@@Base+0x111d42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #224]! @ 181ab0c <__bss_end__@@Base+0x111d45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #256]! @ 181ab3c <__bss_end__@@Base+0x111d48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #288]! @ 181ab6c <__bss_end__@@Base+0x111d4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #320]! @ 181ab9c <__bss_end__@@Base+0x111d4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #20 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #352]! @ 181abcc <__bss_end__@@Base+0x111d51c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror sl │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #384]! @ 181abfc <__bss_end__@@Base+0x111d54c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #416]! @ 181ac2c <__bss_end__@@Base+0x111d57c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181aa98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #448]! @ 181ac5c <__bss_end__@@Base+0x111d5ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #480]! @ 181ac8c <__bss_end__@@Base+0x111d5dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181aab8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #512]! @ 181acbc <__bss_end__@@Base+0x111d60c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #8 │ │ │ │ │ + ldccc 13, cr10, [pc, #544]! @ 181acec <__bss_end__@@Base+0x111d63c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #576]! @ 181ad1c <__bss_end__@@Base+0x111d66c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #21 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #608]! @ 181ad4c <__bss_end__@@Base+0x111d69c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #9 │ │ │ │ │ + ldccc 13, cr10, [pc, #640]! @ 181ad7c <__bss_end__@@Base+0x111d6cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #9 │ │ │ │ │ + ldccc 13, cr10, [pc, #672]! @ 181adac <__bss_end__@@Base+0x111d6fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #704]! @ 181addc <__bss_end__@@Base+0x111d72c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r4 │ │ │ │ │ + ldccc 13, cr10, [pc, #736]! @ 181ae0c <__bss_end__@@Base+0x111d75c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #9 │ │ │ │ │ + ldccc 13, cr10, [pc, #768]! @ 181ae3c <__bss_end__@@Base+0x111d78c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #9 │ │ │ │ │ + ldccc 13, cr10, [pc, #800]! @ 181ae6c <__bss_end__@@Base+0x111d7bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr10, [pc, #832]! @ 181ae9c <__bss_end__@@Base+0x111d7ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #22 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr10, [pc, #864]! @ 181aecc <__bss_end__@@Base+0x111d81c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror fp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #9 │ │ │ │ │ + ldccc 13, cr10, [pc, #896]! @ 181aefc <__bss_end__@@Base+0x111d84c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #9 │ │ │ │ │ + ldccc 13, cr10, [pc, #928]! @ 181af2c <__bss_end__@@Base+0x111d87c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181ab98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #64 @ 0x40 │ │ │ │ │ + ldccc 13, cr10, [pc, #960]! @ 181af5c <__bss_end__@@Base+0x111d8ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #72 @ 0x48 │ │ │ │ │ + ldccc 13, cr10, [pc, #992]! @ 181af8c <__bss_end__@@Base+0x111d8dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181abb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #9 │ │ │ │ │ + ldccc 14, cr10, [pc] @ 181abbc <__bss_end__@@Base+0x111d50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #9 │ │ │ │ │ + ldccc 14, cr10, [pc, #32]! @ 181abec <__bss_end__@@Base+0x111d53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #64 @ 0x40 │ │ │ │ │ + ldccc 14, cr10, [pc, #64]! @ 181ac1c <__bss_end__@@Base+0x111d56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #23 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #72 @ 0x48 │ │ │ │ │ + ldccc 14, cr10, [pc, #96]! @ 181ac4c <__bss_end__@@Base+0x111d59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #128]! @ 181ac7c <__bss_end__@@Base+0x111d5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #160]! @ 181acac <__bss_end__@@Base+0x111d5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #192]! @ 181acdc <__bss_end__@@Base+0x111d62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #224]! @ 181ad0c <__bss_end__@@Base+0x111d65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #256]! @ 181ad3c <__bss_end__@@Base+0x111d68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #288]! @ 181ad6c <__bss_end__@@Base+0x111d6bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #320]! @ 181ad9c <__bss_end__@@Base+0x111d6ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #24 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #352]! @ 181adcc <__bss_end__@@Base+0x111d71c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #384]! @ 181adfc <__bss_end__@@Base+0x111d74c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #416]! @ 181ae2c <__bss_end__@@Base+0x111d77c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181ac98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #448]! @ 181ae5c <__bss_end__@@Base+0x111d7ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #480]! @ 181ae8c <__bss_end__@@Base+0x111d7dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181acb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #512]! @ 181aebc <__bss_end__@@Base+0x111d80c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #10 │ │ │ │ │ + ldccc 14, cr10, [pc, #544]! @ 181aeec <__bss_end__@@Base+0x111d83c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #576]! @ 181af1c <__bss_end__@@Base+0x111d86c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #25 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #608]! @ 181af4c <__bss_end__@@Base+0x111d89c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #11 │ │ │ │ │ + ldccc 14, cr10, [pc, #640]! @ 181af7c <__bss_end__@@Base+0x111d8cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #11 │ │ │ │ │ + ldccc 14, cr10, [pc, #672]! @ 181afac <__bss_end__@@Base+0x111d8fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #704]! @ 181afdc <__bss_end__@@Base+0x111d92c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r5 │ │ │ │ │ + ldccc 14, cr10, [pc, #736]! @ 181b00c <__bss_end__@@Base+0x111d95c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #11 │ │ │ │ │ + ldccc 14, cr10, [pc, #768]! @ 181b03c <__bss_end__@@Base+0x111d98c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #11 │ │ │ │ │ + ldccc 14, cr10, [pc, #800]! @ 181b06c <__bss_end__@@Base+0x111d9bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr10, [pc, #832]! @ 181b09c <__bss_end__@@Base+0x111d9ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #26 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr10, [pc, #864]! @ 181b0cc <__bss_end__@@Base+0x111da1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror sp │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #11 │ │ │ │ │ + ldccc 14, cr10, [pc, #896]! @ 181b0fc <__bss_end__@@Base+0x111da4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #11 │ │ │ │ │ + ldccc 14, cr10, [pc, #928]! @ 181b12c <__bss_end__@@Base+0x111da7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181ad98 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #80 @ 0x50 │ │ │ │ │ + ldccc 14, cr10, [pc, #960]! @ 181b15c <__bss_end__@@Base+0x111daac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #88 @ 0x58 │ │ │ │ │ + ldccc 14, cr10, [pc, #992]! @ 181b18c <__bss_end__@@Base+0x111dadc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181adb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #11 │ │ │ │ │ + ldccc 15, cr10, [pc] @ 181adbc <__bss_end__@@Base+0x111d70c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #11 │ │ │ │ │ + ldccc 15, cr10, [pc, #32]! @ 181adec <__bss_end__@@Base+0x111d73c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #80 @ 0x50 │ │ │ │ │ + ldccc 15, cr10, [pc, #64]! @ 181ae1c <__bss_end__@@Base+0x111d76c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #88 @ 0x58 │ │ │ │ │ + ldccc 15, cr10, [pc, #96]! @ 181ae4c <__bss_end__@@Base+0x111d79c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #128]! @ 181ae7c <__bss_end__@@Base+0x111d7cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #160]! @ 181aeac <__bss_end__@@Base+0x111d7fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #192]! @ 181aedc <__bss_end__@@Base+0x111d82c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #224]! @ 181af0c <__bss_end__@@Base+0x111d85c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #256]! @ 181af3c <__bss_end__@@Base+0x111d88c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #288]! @ 181af6c <__bss_end__@@Base+0x111d8bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #320]! @ 181af9c <__bss_end__@@Base+0x111d8ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #28 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #352]! @ 181afcc <__bss_end__@@Base+0x111d91c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #384]! @ 181affc <__bss_end__@@Base+0x111d94c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #416]! @ 181b02c <__bss_end__@@Base+0x111d97c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ stlexeq sl, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #448]! @ 181b05c <__bss_end__@@Base+0x111d9ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #480]! @ 181b08c <__bss_end__@@Base+0x111d9dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181aeb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #512]! @ 181b0bc <__bss_end__@@Base+0x111da0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #12 │ │ │ │ │ + ldccc 15, cr10, [pc, #544]! @ 181b0ec <__bss_end__@@Base+0x111da3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #576]! @ 181b11c <__bss_end__@@Base+0x111da6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #29 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #608]! @ 181b14c <__bss_end__@@Base+0x111da9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #13 │ │ │ │ │ + ldccc 15, cr10, [pc, #640]! @ 181b17c <__bss_end__@@Base+0x111dacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #13 │ │ │ │ │ + ldccc 15, cr10, [pc, #672]! @ 181b1ac <__bss_end__@@Base+0x111dafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #704]! @ 181b1dc <__bss_end__@@Base+0x111db2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r6 │ │ │ │ │ + ldccc 15, cr10, [pc, #736]! @ 181b20c <__bss_end__@@Base+0x111db5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #13 │ │ │ │ │ + ldccc 15, cr10, [pc, #768]! @ 181b23c <__bss_end__@@Base+0x111db8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #13 │ │ │ │ │ + ldccc 15, cr10, [pc, #800]! @ 181b26c <__bss_end__@@Base+0x111dbbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr10, [pc, #832]! @ 181b29c <__bss_end__@@Base+0x111dbec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr10, [pc, #864]! @ 181b2cc <__bss_end__@@Base+0x111dc1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror pc │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #13 │ │ │ │ │ + ldccc 15, cr10, [pc, #896]! @ 181b2fc <__bss_end__@@Base+0x111dc4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #13 │ │ │ │ │ + ldccc 15, cr10, [pc, #928]! @ 181b32c <__bss_end__@@Base+0x111dc7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strexeq sl, r8, [r1] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #96 @ 0x60 │ │ │ │ │ + ldccc 15, cr10, [pc, #960]! @ 181b35c <__bss_end__@@Base+0x111dcac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, lsr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #104 @ 0x68 │ │ │ │ │ + ldccc 15, cr10, [pc, #992]! @ 181b38c <__bss_end__@@Base+0x111dcdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181afb8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #13 │ │ │ │ │ + ldccc 0, cr11, [pc] @ 181afbc <__bss_end__@@Base+0x111d90c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, asr #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #13 │ │ │ │ │ + ldccc 0, cr11, [pc, #32]! @ 181afec <__bss_end__@@Base+0x111d93c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq sl, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #96 @ 0x60 │ │ │ │ │ + ldccc 0, cr11, [pc, #64]! @ 181b01c <__bss_end__@@Base+0x111d96c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq sl, r1, r8, ror #31 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #104 @ 0x68 │ │ │ │ │ + ldccc 0, cr11, [pc, #96]! @ 181b04c <__bss_end__@@Base+0x111d99c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #128]! @ 181b07c <__bss_end__@@Base+0x111d9cc> │ │ │ │ │ ... │ │ │ │ │ andeq r0, r1, lr, lsl #23 │ │ │ │ │ orreq ip, r1, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #160]! @ 181b0bc <__bss_end__@@Base+0x111da0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #192]! @ 181b0ec <__bss_end__@@Base+0x111da3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #224]! @ 181b11c <__bss_end__@@Base+0x111da6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #32 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #256]! @ 181b14c <__bss_end__@@Base+0x111da9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #288]! @ 181b17c <__bss_end__@@Base+0x111dacc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, rrx │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #320]! @ 181b1ac <__bss_end__@@Base+0x111dafc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #352]! @ 181b1dc <__bss_end__@@Base+0x111db2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #384]! @ 181b20c <__bss_end__@@Base+0x111db5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b098 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #416]! @ 181b23c <__bss_end__@@Base+0x111db8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #448]! @ 181b26c <__bss_end__@@Base+0x111dbbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strheq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #480]! @ 181b29c <__bss_end__@@Base+0x111dbec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #512]! @ 181b2cc <__bss_end__@@Base+0x111dc1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #14 │ │ │ │ │ + ldccc 0, cr11, [pc, #544]! @ 181b2fc <__bss_end__@@Base+0x111dc4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #576]! @ 181b32c <__bss_end__@@Base+0x111dc7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #608]! @ 181b35c <__bss_end__@@Base+0x111dcac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #15 │ │ │ │ │ + ldccc 0, cr11, [pc, #640]! @ 181b38c <__bss_end__@@Base+0x111dcdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #15 │ │ │ │ │ + ldccc 0, cr11, [pc, #672]! @ 181b3bc <__bss_end__@@Base+0x111dd0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #704]! @ 181b3ec <__bss_end__@@Base+0x111dd3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r7 │ │ │ │ │ + ldccc 0, cr11, [pc, #736]! @ 181b41c <__bss_end__@@Base+0x111dd6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #15 │ │ │ │ │ + ldccc 0, cr11, [pc, #768]! @ 181b44c <__bss_end__@@Base+0x111dd9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #15 │ │ │ │ │ + ldccc 0, cr11, [pc, #800]! @ 181b47c <__bss_end__@@Base+0x111ddcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr11, [pc, #832]! @ 181b4ac <__bss_end__@@Base+0x111ddfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r1 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr11, [pc, #864]! @ 181b4dc <__bss_end__@@Base+0x111de2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #15 │ │ │ │ │ + ldccc 0, cr11, [pc, #896]! @ 181b50c <__bss_end__@@Base+0x111de5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b198 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #15 │ │ │ │ │ + ldccc 0, cr11, [pc, #928]! @ 181b53c <__bss_end__@@Base+0x111de8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #112 @ 0x70 │ │ │ │ │ + ldccc 0, cr11, [pc, #960]! @ 181b56c <__bss_end__@@Base+0x111debc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b1b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #120 @ 0x78 │ │ │ │ │ + ldccc 0, cr11, [pc, #992]! @ 181b59c <__bss_end__@@Base+0x111deec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #15 │ │ │ │ │ + ldccc 1, cr11, [pc] @ 181b1cc <__bss_end__@@Base+0x111db1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #15 │ │ │ │ │ + ldccc 1, cr11, [pc, #32]! @ 181b1fc <__bss_end__@@Base+0x111db4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #112 @ 0x70 │ │ │ │ │ + ldccc 1, cr11, [pc, #64]! @ 181b22c <__bss_end__@@Base+0x111db7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #120 @ 0x78 │ │ │ │ │ + ldccc 1, cr11, [pc, #96]! @ 181b25c <__bss_end__@@Base+0x111dbac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #128]! @ 181b28c <__bss_end__@@Base+0x111dbdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #160]! @ 181b2bc <__bss_end__@@Base+0x111dc0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #192]! @ 181b2ec <__bss_end__@@Base+0x111dc3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #224]! @ 181b31c <__bss_end__@@Base+0x111dc6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #256]! @ 181b34c <__bss_end__@@Base+0x111dc9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #288]! @ 181b37c <__bss_end__@@Base+0x111dccc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #320]! @ 181b3ac <__bss_end__@@Base+0x111dcfc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #352]! @ 181b3dc <__bss_end__@@Base+0x111dd2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #384]! @ 181b40c <__bss_end__@@Base+0x111dd5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b298 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #416]! @ 181b43c <__bss_end__@@Base+0x111dd8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #448]! @ 181b46c <__bss_end__@@Base+0x111ddbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b2b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #480]! @ 181b49c <__bss_end__@@Base+0x111ddec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #512]! @ 181b4cc <__bss_end__@@Base+0x111de1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #16 │ │ │ │ │ + ldccc 1, cr11, [pc, #544]! @ 181b4fc <__bss_end__@@Base+0x111de4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #576]! @ 181b52c <__bss_end__@@Base+0x111de7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #608]! @ 181b55c <__bss_end__@@Base+0x111deac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #17 │ │ │ │ │ + ldccc 1, cr11, [pc, #640]! @ 181b58c <__bss_end__@@Base+0x111dedc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #17 │ │ │ │ │ + ldccc 1, cr11, [pc, #672]! @ 181b5bc <__bss_end__@@Base+0x111df0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #704]! @ 181b5ec <__bss_end__@@Base+0x111df3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r8 │ │ │ │ │ + ldccc 1, cr11, [pc, #736]! @ 181b61c <__bss_end__@@Base+0x111df6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #17 │ │ │ │ │ + ldccc 1, cr11, [pc, #768]! @ 181b64c <__bss_end__@@Base+0x111df9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #17 │ │ │ │ │ + ldccc 1, cr11, [pc, #800]! @ 181b67c <__bss_end__@@Base+0x111dfcc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr11, [pc, #832]! @ 181b6ac <__bss_end__@@Base+0x111dffc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r3 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr11, [pc, #864]! @ 181b6dc <__bss_end__@@Base+0x111e02c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #17 │ │ │ │ │ + ldccc 1, cr11, [pc, #896]! @ 181b70c <__bss_end__@@Base+0x111e05c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b398 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #17 │ │ │ │ │ + ldccc 1, cr11, [pc, #928]! @ 181b73c <__bss_end__@@Base+0x111e08c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #128 @ 0x80 │ │ │ │ │ + ldccc 1, cr11, [pc, #960]! @ 181b76c <__bss_end__@@Base+0x111e0bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b3b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #136 @ 0x88 │ │ │ │ │ + ldccc 1, cr11, [pc, #992]! @ 181b79c <__bss_end__@@Base+0x111e0ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #17 │ │ │ │ │ + ldccc 2, cr11, [pc] @ 181b3cc <__bss_end__@@Base+0x111dd1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #17 │ │ │ │ │ + ldccc 2, cr11, [pc, #32]! @ 181b3fc <__bss_end__@@Base+0x111dd4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #128 @ 0x80 │ │ │ │ │ + ldccc 2, cr11, [pc, #64]! @ 181b42c <__bss_end__@@Base+0x111dd7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #136 @ 0x88 │ │ │ │ │ + ldccc 2, cr11, [pc, #96]! @ 181b45c <__bss_end__@@Base+0x111ddac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #128]! @ 181b48c <__bss_end__@@Base+0x111dddc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #160]! @ 181b4bc <__bss_end__@@Base+0x111de0c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #192]! @ 181b4ec <__bss_end__@@Base+0x111de3c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #224]! @ 181b51c <__bss_end__@@Base+0x111de6c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #256]! @ 181b54c <__bss_end__@@Base+0x111de9c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #288]! @ 181b57c <__bss_end__@@Base+0x111decc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #320]! @ 181b5ac <__bss_end__@@Base+0x111defc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r4 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #352]! @ 181b5dc <__bss_end__@@Base+0x111df2c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #384]! @ 181b60c <__bss_end__@@Base+0x111df5c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b498 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #416]! @ 181b63c <__bss_end__@@Base+0x111df8c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #448]! @ 181b66c <__bss_end__@@Base+0x111dfbc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b4b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #480]! @ 181b69c <__bss_end__@@Base+0x111dfec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #512]! @ 181b6cc <__bss_end__@@Base+0x111e01c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #18 │ │ │ │ │ + ldccc 2, cr11, [pc, #544]! @ 181b6fc <__bss_end__@@Base+0x111e04c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #576]! @ 181b72c <__bss_end__@@Base+0x111e07c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #608]! @ 181b75c <__bss_end__@@Base+0x111e0ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #19 │ │ │ │ │ + ldccc 2, cr11, [pc, #640]! @ 181b78c <__bss_end__@@Base+0x111e0dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #19 │ │ │ │ │ + ldccc 2, cr11, [pc, #672]! @ 181b7bc <__bss_end__@@Base+0x111e10c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #704]! @ 181b7ec <__bss_end__@@Base+0x111e13c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, r9 │ │ │ │ │ + ldccc 2, cr11, [pc, #736]! @ 181b81c <__bss_end__@@Base+0x111e16c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #19 │ │ │ │ │ + ldccc 2, cr11, [pc, #768]! @ 181b84c <__bss_end__@@Base+0x111e19c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #19 │ │ │ │ │ + ldccc 2, cr11, [pc, #800]! @ 181b87c <__bss_end__@@Base+0x111e1cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #10 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr11, [pc, #832]! @ 181b8ac <__bss_end__@@Base+0x111e1fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r5 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr11, [pc, #864]! @ 181b8dc <__bss_end__@@Base+0x111e22c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #19 │ │ │ │ │ + ldccc 2, cr11, [pc, #896]! @ 181b90c <__bss_end__@@Base+0x111e25c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b598 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #19 │ │ │ │ │ + ldccc 2, cr11, [pc, #928]! @ 181b93c <__bss_end__@@Base+0x111e28c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 2, cr11, [pc, #960]! @ 181b96c <__bss_end__@@Base+0x111e2bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b5b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 2, cr11, [pc, #992]! @ 181b99c <__bss_end__@@Base+0x111e2ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #19 │ │ │ │ │ + ldccc 3, cr11, [pc] @ 181b5cc <__bss_end__@@Base+0x111df1c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #19 │ │ │ │ │ + ldccc 3, cr11, [pc, #32]! @ 181b5fc <__bss_end__@@Base+0x111df4c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #144 @ 0x90 │ │ │ │ │ + ldccc 3, cr11, [pc, #64]! @ 181b62c <__bss_end__@@Base+0x111df7c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #152 @ 0x98 │ │ │ │ │ + ldccc 3, cr11, [pc, #96]! @ 181b65c <__bss_end__@@Base+0x111dfac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #128]! @ 181b68c <__bss_end__@@Base+0x111dfdc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #160]! @ 181b6bc <__bss_end__@@Base+0x111e00c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl sl │ │ │ │ │ + ldccc 3, cr11, [pc, #192]! @ 181b6ec <__bss_end__@@Base+0x111e03c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl sl │ │ │ │ │ + ldccc 3, cr11, [pc, #224]! @ 181b71c <__bss_end__@@Base+0x111e06c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #256]! @ 181b74c <__bss_end__@@Base+0x111e09c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #288]! @ 181b77c <__bss_end__@@Base+0x111e0cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #12 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr sl │ │ │ │ │ + ldccc 3, cr11, [pc, #320]! @ 181b7ac <__bss_end__@@Base+0x111e0fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r6 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr sl │ │ │ │ │ + ldccc 3, cr11, [pc, #352]! @ 181b7dc <__bss_end__@@Base+0x111e12c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #384]! @ 181b80c <__bss_end__@@Base+0x111e15c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b698 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #416]! @ 181b83c <__bss_end__@@Base+0x111e18c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr sl │ │ │ │ │ + ldccc 3, cr11, [pc, #448]! @ 181b86c <__bss_end__@@Base+0x111e1bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b6b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr sl │ │ │ │ │ + ldccc 3, cr11, [pc, #480]! @ 181b89c <__bss_end__@@Base+0x111e1ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #512]! @ 181b8cc <__bss_end__@@Base+0x111e21c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #20 │ │ │ │ │ + ldccc 3, cr11, [pc, #544]! @ 181b8fc <__bss_end__@@Base+0x111e24c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #13 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror sl │ │ │ │ │ + ldccc 3, cr11, [pc, #576]! @ 181b92c <__bss_end__@@Base+0x111e27c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror sl │ │ │ │ │ + ldccc 3, cr11, [pc, #608]! @ 181b95c <__bss_end__@@Base+0x111e2ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #21 │ │ │ │ │ + ldccc 3, cr11, [pc, #640]! @ 181b98c <__bss_end__@@Base+0x111e2dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #21 │ │ │ │ │ + ldccc 3, cr11, [pc, #672]! @ 181b9bc <__bss_end__@@Base+0x111e30c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, sl │ │ │ │ │ + ldccc 3, cr11, [pc, #704]! @ 181b9ec <__bss_end__@@Base+0x111e33c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, sl │ │ │ │ │ + ldccc 3, cr11, [pc, #736]! @ 181ba1c <__bss_end__@@Base+0x111e36c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #21 │ │ │ │ │ + ldccc 3, cr11, [pc, #768]! @ 181ba4c <__bss_end__@@Base+0x111e39c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #21 │ │ │ │ │ + ldccc 3, cr11, [pc, #800]! @ 181ba7c <__bss_end__@@Base+0x111e3cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #14 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr11, [pc, #832]! @ 181baac <__bss_end__@@Base+0x111e3fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r7 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr11, [pc, #864]! @ 181badc <__bss_end__@@Base+0x111e42c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #21 │ │ │ │ │ + ldccc 3, cr11, [pc, #896]! @ 181bb0c <__bss_end__@@Base+0x111e45c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b798 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #21 │ │ │ │ │ + ldccc 3, cr11, [pc, #928]! @ 181bb3c <__bss_end__@@Base+0x111e48c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #160 @ 0xa0 │ │ │ │ │ + ldccc 3, cr11, [pc, #960]! @ 181bb6c <__bss_end__@@Base+0x111e4bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b7b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - ldrdmi r4, [sl], #168 @ 0xa8 │ │ │ │ │ + ldccc 3, cr11, [pc, #992]! @ 181bb9c <__bss_end__@@Base+0x111e4ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #21 │ │ │ │ │ + ldccc 4, cr11, [pc] @ 181b7cc <__bss_end__@@Base+0x111e11c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #21 │ │ │ │ │ + ldccc 4, cr11, [pc, #32]! @ 181b7fc <__bss_end__@@Base+0x111e14c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #160 @ 0xa0 │ │ │ │ │ + ldccc 4, cr11, [pc, #64]! @ 181b82c <__bss_end__@@Base+0x111e17c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strdmi r4, [sl], #168 @ 0xa8 │ │ │ │ │ + ldccc 4, cr11, [pc, #96]! @ 181b85c <__bss_end__@@Base+0x111e1ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #128]! @ 181b88c <__bss_end__@@Base+0x111e1dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #160]! @ 181b8bc <__bss_end__@@Base+0x111e20c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl fp │ │ │ │ │ + ldccc 4, cr11, [pc, #192]! @ 181b8ec <__bss_end__@@Base+0x111e23c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl fp │ │ │ │ │ + ldccc 4, cr11, [pc, #224]! @ 181b91c <__bss_end__@@Base+0x111e26c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #256]! @ 181b94c <__bss_end__@@Base+0x111e29c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #288]! @ 181b97c <__bss_end__@@Base+0x111e2cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #16 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr fp │ │ │ │ │ + ldccc 4, cr11, [pc, #320]! @ 181b9ac <__bss_end__@@Base+0x111e2fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr fp │ │ │ │ │ + ldccc 4, cr11, [pc, #352]! @ 181b9dc <__bss_end__@@Base+0x111e32c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #384]! @ 181ba0c <__bss_end__@@Base+0x111e35c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b898 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #416]! @ 181ba3c <__bss_end__@@Base+0x111e38c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr fp │ │ │ │ │ + ldccc 4, cr11, [pc, #448]! @ 181ba6c <__bss_end__@@Base+0x111e3bc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b8b8 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr fp │ │ │ │ │ + ldccc 4, cr11, [pc, #480]! @ 181ba9c <__bss_end__@@Base+0x111e3ec> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #512]! @ 181bacc <__bss_end__@@Base+0x111e41c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror #22 │ │ │ │ │ + ldccc 4, cr11, [pc, #544]! @ 181bafc <__bss_end__@@Base+0x111e44c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #17 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, ror fp │ │ │ │ │ + ldccc 4, cr11, [pc, #576]! @ 181bb2c <__bss_end__@@Base+0x111e47c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, ror fp │ │ │ │ │ + ldccc 4, cr11, [pc, #608]! @ 181bb5c <__bss_end__@@Base+0x111e4ac> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsl #23 │ │ │ │ │ + ldccc 4, cr11, [pc, #640]! @ 181bb8c <__bss_end__@@Base+0x111e4dc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsl #23 │ │ │ │ │ + ldccc 4, cr11, [pc, #672]! @ 181bbbc <__bss_end__@@Base+0x111e50c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r0, fp │ │ │ │ │ + ldccc 4, cr11, [pc, #704]! @ 181bbec <__bss_end__@@Base+0x111e53c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - smullmi r4, sl, r8, fp │ │ │ │ │ + ldccc 4, cr11, [pc, #736]! @ 181bc1c <__bss_end__@@Base+0x111e56c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, lsr #23 │ │ │ │ │ + ldccc 4, cr11, [pc, #768]! @ 181bc4c <__bss_end__@@Base+0x111e59c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, lsr #23 │ │ │ │ │ + ldccc 4, cr11, [pc, #800]! @ 181bc7c <__bss_end__@@Base+0x111e5cc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #176 @ 0xb0 │ │ │ │ │ + ldccc 4, cr11, [pc, #832]! @ 181bcac <__bss_end__@@Base+0x111e5fc> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - strhmi r4, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr11, [pc, #864]! @ 181bcdc <__bss_end__@@Base+0x111e62c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #19 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r0, asr #23 │ │ │ │ │ + ldccc 4, cr11, [pc, #896]! @ 181bd0c <__bss_end__@@Base+0x111e65c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b998 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ - sbcmi r4, sl, r8, asr #23 │ │ │ │ │ + ldccc 4, cr11, [pc, #928]! @ 181bd3c <__bss_end__@@Base+0x111e68c> │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #19 │ │ │ │ │ - ldrdmi r4, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 4, cr11, [pc, #992]! @ 181bd88 <__bss_end__@@Base+0x111e6d8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181b9b8 │ │ │ │ │ - sbcmi r4, sl, r8, ror #23 │ │ │ │ │ + ldccc 5, cr11, [pc, #32]! @ 181b9d8 <__bss_end__@@Base+0x111e328> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #19 │ │ │ │ │ - strdmi r4, [sl], #184 @ 0xb8 │ │ │ │ │ + ldccc 5, cr11, [pc, #96]! @ 181ba28 <__bss_end__@@Base+0x111e378> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ - sbcmi r4, sl, r8, lsl #24 │ │ │ │ │ + ldccc 5, cr11, [pc, #160]! @ 181ba78 <__bss_end__@@Base+0x111e3c8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #19 │ │ │ │ │ - sbcmi r4, sl, r8, lsl ip │ │ │ │ │ + ldccc 5, cr11, [pc, #224]! @ 181bac8 <__bss_end__@@Base+0x111e418> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq fp, [r1, r8] │ │ │ │ │ - sbcmi r4, sl, r8, lsr #24 │ │ │ │ │ + ldccc 5, cr11, [pc, #288]! @ 181bb18 <__bss_end__@@Base+0x111e468> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #20 │ │ │ │ │ - sbcmi r4, sl, r8, lsr ip │ │ │ │ │ + ldccc 5, cr11, [pc, #352]! @ 181bb68 <__bss_end__@@Base+0x111e4b8> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl sl │ │ │ │ │ - sbcmi r4, sl, r8, asr #24 │ │ │ │ │ + ldccc 5, cr11, [pc, #416]! @ 181bbb8 <__bss_end__@@Base+0x111e508> │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #20 │ │ │ │ │ - ldrdmi r5, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbfb9f4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr sl │ │ │ │ │ - sbcmi r5, sl, r4, ror #1 │ │ │ │ │ + @ instruction: 0x3dbfba04 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #20 │ │ │ │ │ - strdmi r5, [sl], #4 │ │ │ │ │ + @ instruction: 0x3dbfba14 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr sl │ │ │ │ │ - sbcmi r5, sl, r4, lsl #2 │ │ │ │ │ + @ instruction: 0x3dbfba24 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #20 │ │ │ │ │ - sbcmi r5, sl, r4, lsl r1 │ │ │ │ │ + @ instruction: 0x3dbfba34 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror sl │ │ │ │ │ - sbcmi r5, sl, r4, lsr #2 │ │ │ │ │ + @ instruction: 0x3dbfba44 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #21 │ │ │ │ │ - sbcmi r5, sl, r4, lsr r1 │ │ │ │ │ + @ instruction: 0x3dbfba54 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ @ instruction: 0x0181ba98 │ │ │ │ │ - sbcmi r5, sl, r4, asr #2 │ │ │ │ │ + @ instruction: 0x3dbfba64 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #21 │ │ │ │ │ - sbcmi r5, sl, r4, asr r1 │ │ │ │ │ + @ instruction: 0x3dbfba74 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, asr #21 │ │ │ │ │ - sbcmi r5, sl, r4, ror #2 │ │ │ │ │ + @ instruction: 0x3dbfba84 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r2, r0, r1, lsl #28 │ │ │ │ │ umulleq r3, r1, r8, r9 │ │ │ │ │ strdeq r9, [r1], #232 @ 0xe8 @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq fp, [r1, r8] │ │ │ │ │ - sbcmi r5, sl, r4, ror r1 │ │ │ │ │ + @ instruction: 0x3dbfba94 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, ror #21 │ │ │ │ │ - sbcmi r5, sl, r4, lsl #3 │ │ │ │ │ + @ instruction: 0x3dbfbaa4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl #22 │ │ │ │ │ - smullmi r5, sl, r4, r1 │ │ │ │ │ + @ instruction: 0x3dbfbab4 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r1, lsl #28 │ │ │ │ │ umulleq r3, r1, r8, r9 │ │ │ │ │ - umulleq sp, r8, r0, ip │ │ │ │ │ + umulleq sp, r8, r8, ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsl fp │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq fp, r1, r8, lsr #22 │ │ │ │ │ ... │ │ │ │ │ @@ -3972303,1028 +3972298,1028 @@ │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ... │ │ │ │ │ umaaleq r0, pc, r6, fp @ │ │ │ │ │ eoreq sp, r1, #0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r8, lsr #30 │ │ │ │ │ + sbcseq r9, r3, r0, lsr #30 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + sbcseq r9, r3, r0, lsr pc │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r1, r0, asr #15 │ │ │ │ │ + rsceq r8, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r8, [r1], #112 @ 0x70 @ │ │ │ │ │ + ldrdeq r8, [r1], #120 @ 0x78 @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r1, r0, ror #15 │ │ │ │ │ + rsceq r8, r1, r8, ror #15 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r3, lr, r8, lsr r2 │ │ │ │ │ + addeq r3, lr, r0, asr #4 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r3, lr, r8, asr #4 │ │ │ │ │ + addeq r3, lr, r0, asr r2 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r3, lr, r8, asr r2 │ │ │ │ │ + addeq r3, lr, r0, ror #4 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r2, r0, asr lr │ │ │ │ │ + rsceq r8, r2, r8, asr lr │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r2, r8, asr lr │ │ │ │ │ + rsceq r8, r2, r0, ror #28 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r2, r8, ror #28 │ │ │ │ │ + rsceq r8, r2, r0, ror lr │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r5, r0, lsl #24 │ │ │ │ │ + rsceq r8, r5, r8, lsl #24 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r5, r8, lsl #24 │ │ │ │ │ + rsceq r8, r5, r0, lsl ip │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r5, r8, lsl ip │ │ │ │ │ + rsceq r8, r5, r0, lsr #24 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq fp, [r1], #128 @ 0x80 @ │ │ │ │ │ + cmpeq fp, r0, lsr #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq fp, [r1], #136 @ 0x88 @ │ │ │ │ │ + cmpeq fp, r8, lsr #18 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, ror #17 │ │ │ │ │ + cmpeq fp, r8, lsr r9 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r0, [r0, #-80] @ 0xffffffb0 │ │ │ │ │ + strdeq r0, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r0, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ + cmpeq r0, r0, lsl #12 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r0, r8, lsl #12 │ │ │ │ │ + cmpeq r0, r0, lsl r6 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r0, lsl r9 │ │ │ │ │ + cmpeq fp, r0, ror #18 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, lsl r9 │ │ │ │ │ + cmpeq fp, r8, ror #18 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, lsr #18 │ │ │ │ │ + hvceq 46232 @ 0xb498 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbeq ip, [r8], #112 @ 0x70 │ │ │ │ │ + ldrsbeq ip, [r8], #120 @ 0x78 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbeq ip, [r8], #120 @ 0x78 │ │ │ │ │ + sbcseq ip, r8, r0, ror #15 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq ip, r8, r8, ror #15 │ │ │ │ │ + ldrsheq ip, [r8], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq ip, r8, r0, lsl fp │ │ │ │ │ + sbcseq ip, r8, r8, lsl fp │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq ip, r8, r8, lsl fp │ │ │ │ │ + sbcseq ip, r8, r0, lsr #22 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq ip, r8, r8, lsr #22 │ │ │ │ │ + sbcseq ip, r8, r0, lsr fp │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r2, r0, lsl #27 │ │ │ │ │ + rsceq r7, r2, r8, lsl #27 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r2, r8, lsl #27 │ │ │ │ │ + smlaleq r7, r2, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaleq r7, r2, r8, sp │ │ │ │ │ + rsceq r7, r2, r0, lsr #27 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r1, fp, r8, asr r0 │ │ │ │ │ + sbcseq r1, fp, r0, rrx │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r1, fp, r0, rrx │ │ │ │ │ + sbcseq r1, fp, r8, rrx │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r1, fp, r0, ror r0 │ │ │ │ │ + sbcseq r1, fp, r8, ror r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltteq r1, sl, r0, sl │ │ │ │ │ + smlaltteq r1, sl, r8, sl │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltteq r1, sl, r8, sl │ │ │ │ │ + strdeq r1, [sl, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r1, [sl, #-168] @ 0xffffff58 │ │ │ │ │ + cmpeq sl, r0, lsl #22 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r0, asr #18 │ │ │ │ │ + @ instruction: 0x014b4990 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, asr #18 │ │ │ │ │ + @ instruction: 0x014b4998 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, asr r9 │ │ │ │ │ + smlaltbeq r4, fp, r8, r9 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlalbteq r8, r6, r0, r6 │ │ │ │ │ + smlalbteq r8, r6, r8, r6 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlalbteq r8, r6, r8, r6 │ │ │ │ │ + ldrdeq r8, [r6, #-96] @ 0xffffffa0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r8, [r6, #-104] @ 0xffffff98 │ │ │ │ │ + smlaltteq r8, r6, r0, r6 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r3, r3, r8, ror #7 │ │ │ │ │ + ldrsheq r3, [r3], #48 @ 0x30 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsheq r3, [r3], #48 @ 0x30 │ │ │ │ │ + ldrsheq r3, [r3], #56 @ 0x38 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r3, r3, r0, lsl #8 │ │ │ │ │ + sbcseq r3, r3, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - umulleq r6, pc, r8, pc @ │ │ │ │ │ + addeq r6, pc, r0, lsr #31 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r0, lsr #31 │ │ │ │ │ + addeq r6, pc, r8, lsr #31 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x008f6fb0 │ │ │ │ │ + @ instruction: 0x008f6fb8 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlalbteq r0, r0, r0, r5 @ │ │ │ │ │ + smlalbteq r0, r0, r8, r5 @ │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlalbteq r0, r0, r8, r5 @ │ │ │ │ │ + ldrdeq r0, [r0, #-80] @ 0xffffffb0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r0, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ + smlaltteq r0, r0, r0, r5 @ │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r9, r6, r8, asr #32 │ │ │ │ │ + sbceq r9, r6, r0, asr r0 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r9, r6, r0, asr r0 │ │ │ │ │ + sbceq r9, r6, r8, asr r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbceq r9, r6, r0, rrx │ │ │ │ │ + sbceq r9, r6, r8, rrx │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r8, [r6, #-96] @ 0xffffffa0 │ │ │ │ │ + strdeq r8, [r6, #-104] @ 0xffffff98 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r8, [r6, #-104] @ 0xffffff98 │ │ │ │ │ + cmpeq r6, r0, lsl #14 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r6, r8, lsl #14 │ │ │ │ │ + cmpeq r6, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r8, asr #8 │ │ │ │ │ + addeq sp, r8, r0, asr r4 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r0, asr r4 │ │ │ │ │ + addeq sp, r8, r8, asr r4 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r0, ror #8 │ │ │ │ │ + addeq sp, r8, r8, ror #8 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r6, [pc], r8 │ │ │ │ │ + addeq r6, pc, r0, ror #11 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r0, ror #11 │ │ │ │ │ + addeq r6, pc, r8, ror #11 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strdeq r6, [pc], r0 │ │ │ │ │ + strdeq r6, [pc], r8 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r6, r0, lsl r6 │ │ │ │ │ + rsceq lr, r6, r8, lsl r6 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r6, r8, lsl r6 │ │ │ │ │ + rsceq lr, r6, r0, lsr #12 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r6, r8, lsr #12 │ │ │ │ │ + rsceq lr, r6, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r0, ror r9 │ │ │ │ │ + smlalbteq r4, fp, r0, r9 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, ror r9 │ │ │ │ │ + smlalbteq r4, fp, r8, r9 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq fp, r1, r8, lsl #19 │ │ │ │ │ + ldrdeq r4, [fp, #-152] @ 0xffffff68 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r1, r8, lsl #25 │ │ │ │ │ + smlaleq r7, r1, r0, ip │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaleq r7, r1, r0, ip │ │ │ │ │ + smlaleq r7, r1, r8, ip │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r1, r0, lsr #25 │ │ │ │ │ + rsceq r7, r1, r8, lsr #25 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r6, r8, asr #18 │ │ │ │ │ + cmpeq r6, r0, asr r9 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r6, r0, asr r9 │ │ │ │ │ + cmpeq r6, r8, asr r9 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq r6, r0, ror #18 │ │ │ │ │ + cmpeq r6, r8, ror #18 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r7, ip, r8, lsl #4 │ │ │ │ │ + sbcseq r7, ip, r0, lsl r2 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r7, ip, r8, lsl r2 │ │ │ │ │ + sbcseq r7, ip, r0, lsr #4 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r7, ip, r8, lsr #4 │ │ │ │ │ + sbcseq r7, ip, r0, lsr r2 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r6, r1, r8, lsr #29 │ │ │ │ │ + strhteq r6, [r1], #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r6, r1, r0, asr #29 │ │ │ │ │ + rsceq r6, r1, r8, asr #29 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r6, [r1], #224 @ 0xe0 @ │ │ │ │ │ + ldrdeq r6, [r1], #232 @ 0xe8 @ │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r0, lsr #15 │ │ │ │ │ + sbcseq r9, r3, r8, lsr #15 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbeq r9, [r3], #112 @ 0x70 │ │ │ │ │ + ldrsbeq r9, [r3], #120 @ 0x78 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r9, r3, r0, ror #15 │ │ │ │ │ + sbcseq r9, r3, r8, ror #15 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r8, asr #7 │ │ │ │ │ + ldrsbeq pc, [pc], #48 @ │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq pc, pc, r8, ror #7 │ │ │ │ │ + ldrsheq pc, [pc], #48 @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsheq pc, [pc], #56 @ │ │ │ │ │ + sbcseq pc, pc, r0, lsl #8 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x014a1a90 │ │ │ │ │ + @ instruction: 0x014a1a98 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x014a1a98 │ │ │ │ │ + smlaltbeq r1, sl, r0, sl │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltbeq r1, sl, r8, sl │ │ │ │ │ + strheq r1, [sl, #-160] @ 0xffffff60 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhteq ip, [r6], #168 @ 0xa8 │ │ │ │ │ + rsceq ip, r6, r0, asr #21 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq ip, r6, r0, asr #21 │ │ │ │ │ + rsceq ip, r6, r8, asr #21 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq ip, [r6], #160 @ 0xa0 @ │ │ │ │ │ + ldrdeq ip, [r6], #168 @ 0xa8 @ │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltbeq r1, sl, r0, r0 │ │ │ │ │ + smlaltbeq r1, sl, r8, r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strheq r1, [sl, #-0] │ │ │ │ │ + strheq r1, [sl, #-8] │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlalbteq r1, sl, r0, r0 │ │ │ │ │ + smlalbteq r1, sl, r8, r0 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r2, r0, lsr #11 │ │ │ │ │ + rsceq lr, r2, r8, lsr #11 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r2, r0, asr #11 │ │ │ │ │ + rsceq lr, r2, r8, asr #11 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq lr, [r2], #80 @ 0x50 @ │ │ │ │ │ + ldrdeq lr, [r2], #88 @ 0x58 @ │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r8, lsr #27 │ │ │ │ │ + @ instruction: 0x008f6db0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r0, asr #27 │ │ │ │ │ + addeq r6, pc, r8, asr #27 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrdeq r6, [pc], r0 │ │ │ │ │ + ldrdeq r6, [pc], r8 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r4, lr, r8, rrx │ │ │ │ │ + addeq r4, lr, r0, ror r0 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r4, lr, r0, ror r0 │ │ │ │ │ + addeq r4, lr, r8, ror r0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r4, lr, r0, lsl #1 │ │ │ │ │ + addeq r4, lr, r8, lsl #1 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r2, lr, r8, ror #18 │ │ │ │ │ + addeq r2, lr, r0, ror r9 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r2, lr, r8, ror r9 │ │ │ │ │ + addeq r2, lr, r0, lsl #19 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r2, lr, r8, lsl #19 │ │ │ │ │ + umulleq r2, lr, r0, r9 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - hvceq 208 @ 0xd0 │ │ │ │ │ + hvceq 216 @ 0xd8 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - @ instruction: 0x01400d90 │ │ │ │ │ + @ instruction: 0x01400d98 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaltbeq r0, r0, r0, sp @ │ │ │ │ │ + smlaltbeq r0, r0, r8, sp @ │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r7, pc, r0, lsr sl @ │ │ │ │ │ + rsbseq r7, pc, r8, lsr sl @ │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r7, pc, r8, asr #20 │ │ │ │ │ + rsbseq r7, pc, r0, asr sl @ │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsbseq r7, pc, r8, asr sl @ │ │ │ │ │ + rsbseq r7, pc, r0, ror #20 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r8, ip, r8, ror #15 │ │ │ │ │ + ldrsheq r8, [ip], #112 @ 0x70 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsheq r8, [ip], #120 @ 0x78 │ │ │ │ │ + sbcseq r8, ip, r0, lsl #16 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r8, ip, r8, lsl #16 │ │ │ │ │ + sbcseq r8, ip, r0, lsl r8 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r5, r8, lsl #29 │ │ │ │ │ + smlaleq lr, r5, r0, lr │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r5, r8, lsr #29 │ │ │ │ │ + strhteq lr, [r5], #224 @ 0xe0 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - strhteq lr, [r5], #232 @ 0xe8 │ │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r8, ror fp │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq sl, r1, r0, ror #8 │ │ │ │ │ + rsceq sl, r1, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r8, lsr #26 │ │ │ │ │ orreq ip, r1, r0, ror #22 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r1, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r4, r3, r8, asr #3 │ │ │ │ │ + rsceq lr, r5, r0, asr #29 │ │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + ldrsbeq r4, [r3], #16 │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, lr │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbeq r4, [r3], #24 │ │ │ │ │ + sbcseq r4, r3, r0, ror #3 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r4, r3, r8, ror #3 │ │ │ │ │ + ldrsheq r4, [r3], #16 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r3, r3, r0, asr #9 │ │ │ │ │ + sbcseq r3, r3, r8, asr #9 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbeq r3, [r3], #72 @ 0x48 │ │ │ │ │ + sbcseq r3, r3, r0, ror #9 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r3, r3, r8, ror #9 │ │ │ │ │ + ldrsheq r3, [r3], #64 @ 0x40 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r8, ip, r0, lsr #2 │ │ │ │ │ + sbcseq r8, ip, r8, lsr #2 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r8, ip, r8, asr #2 │ │ │ │ │ + sbcseq r8, ip, r0, asr r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - sbcseq r8, ip, r8, asr r1 │ │ │ │ │ + sbcseq r8, ip, r0, ror #2 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r0, lsl #8 │ │ │ │ │ + addeq sp, r8, r8, lsl #8 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r0, lsr #8 │ │ │ │ │ + addeq sp, r8, r8, lsr #8 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq sp, r8, r0, lsr r4 │ │ │ │ │ + addeq sp, r8, r8, lsr r4 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r2, r8, lsr #30 │ │ │ │ │ + rsceq lr, r2, r0, lsr pc │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r8 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r2, r0, lsr pc │ │ │ │ │ + rsceq lr, r2, r8, lsr pc │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r2, r0, asr #30 │ │ │ │ │ + rsceq lr, r2, r8, asr #30 │ │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r0, lsl #25 │ │ │ │ │ + addeq r6, pc, r8, lsl #25 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - umulleq r6, pc, r0, ip @ │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r0, ror sp │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq sl, r1, r8, lsl #5 │ │ │ │ │ + rsceq sl, r1, r0, asr ip │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r2 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - addeq r6, pc, r0, lsr #25 │ │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ │ + umulleq r6, pc, r8, ip @ │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r1, r0, lsl #3 │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ - andeq r0, r0, fp │ │ │ │ │ + addeq r6, pc, r8, lsr #25 │ │ │ │ │ + andeq r0, r0, pc, lsl r0 │ │ │ │ │ + andeq r0, r0, pc, lsl r0 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r8, lsl #27 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq sl, r1, r0, lsr #8 │ │ │ │ │ + rsceq sl, r1, r8, ror #27 │ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ │ andeq r0, r0, r7 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r0, lsl #28 │ │ │ │ │ orreq ip, r1, r0, ror sp │ │ │ │ │ ... │ │ │ │ │ andeq r0, r7, sl │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - smlaleq r8, r1, r0, r1 │ │ │ │ │ + rsceq r8, r1, r8, lsl #3 │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + andeq r0, r0, fp │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + smlaleq r8, r1, r8, r1 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r8, r1, r0, lsr #3 │ │ │ │ │ + rsceq r8, r1, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq sl, r8, lsr lr │ │ │ │ │ + cmpeq sl, r0, asr #28 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - cmpeq sl, r0, asr #28 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r0, lsr lr │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq sl, r1, r0, lsl #5 │ │ │ │ │ + rsceq sl, r1, r8, asr #24 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r2, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ addseq r4, r6, r0, asr lr │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r8, asr #28 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq sl, r1, r8, asr r3 │ │ │ │ │ + rsceq sl, r1, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r0, asr #29 │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - rsceq sl, r1, r8, asr r3 │ │ │ │ │ + rsceq sl, r1, r0, lsr #26 │ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ │ andeq r0, r0, r6 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - cmpeq sl, r0, asr lr │ │ │ │ │ + cmpeq sl, r8, asr #28 │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, sp │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + cmpeq sl, r8, asr lr │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r2, r8, lsr #31 │ │ │ │ │ + strhteq lr, [r2], #240 @ 0xf0 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - strhteq lr, [r2], #248 @ 0xf8 │ │ │ │ │ + rsceq lr, r2, r0, asr #31 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - rsceq lr, r2, r8, asr #31 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ ldrdeq ip, [r1, r8] │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ - smlaleq sl, r1, r0, r2 │ │ │ │ │ + rsceq sl, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ strdeq ip, [r1, r0] │ │ │ │ │ andeq r0, r1, r1 │ │ │ │ │ - smlaleq sl, r1, r0, r2 │ │ │ │ │ + rsceq sl, r1, r8, asr ip │ │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ orreq ip, r1, r8, lsl #30 │ │ │ │ │ ldrdeq ip, [r1, r8] │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r9 │ │ │ │ │ andeq r0, r0, r4 │ │ │ │ │ - eoreq r0, r5, #224, 6 @ 0x80000003 │ │ │ │ │ + eoreq r0, r5, #248, 6 @ 0xe0000003 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsceq sl, r1, r8, lsl #4 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r0, r0, r3 │ │ │ │ │ andeq r6, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r1, r0 │ │ │ │ │ orreq sp, r6, r8 │ │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r1, r8, lsl #6 │ │ │ │ │ + ldrdeq lr, [r2], #240 @ 0xf0 @ │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ │ + andeq r0, r0, r1, lsl #18 │ │ │ │ │ + subeq r0, sl, r0, lsr r8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + rsceq r7, r1, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r1, r0, lsr #6 │ │ │ │ │ + rsceq r7, r1, r8, lsr #6 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r7, r1, r0, lsr r3 │ │ │ │ │ + rsceq r7, r1, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r0, r0, r0, lsr r3 │ │ │ │ │ + rsceq r0, r0, r8, lsr r3 │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, ip │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r0, r0, r0, asr #6 │ │ │ │ │ + rsceq r0, r0, r8, asr #6 │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, sp │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - rsceq r0, r0, r0, asr r3 │ │ │ │ │ + rsceq r0, r0, r8, asr r3 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ │ subeq r0, sl, r0, lsr r8 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - ldrsbeq sp, [r7], #248 @ 0xf8 │ │ │ │ │ + sbcseq sp, r7, r0, ror #31 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ │ - andeq r0, r0, r1, lsl #18 │ │ │ │ │ - subeq r0, sl, r0, lsr r8 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldrsheq sp, [r7], #240 @ 0xf0 │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ - andeq r0, r0, sp │ │ │ │ │ ... │ │ │ │ │ streq r0, [r0, #-2973] @ 0xfffff463 │ │ │ │ │ ... │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ @@ -4194296,8 +4194291,13 @@ │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ │ -[ Too much input for diff (SHA256: f3b652da56c1e75ff88a26e4a869e50c0840cf6bdaa7c9344b551073437b956e) ] │ │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ │ +[ Too much input for diff (SHA256: 349fea797e868d96f40bef363055424b15fbc340f58a11b883c40fce68ddd984) ] │ │ │ ├── ./usr/share/doc/maxima/test_results.out.gz │ │ │ │ ├── test_results.out │ │ │ │ │ @@ -213,12 +213,12 @@ │ │ │ │ │ Tests that were expected to fail but passed: │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/tests/rtest14.mac problems: │ │ │ │ │ (155 159) │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/tests/rtest8.mac problems: │ │ │ │ │ (92 95 98 104 107 186) │ │ │ │ │ /build/reproducible-path/maxima-5.47.0/tests/ulp_tests.mac problem: │ │ │ │ │ (8) │ │ │ │ │ -real time : 566.500 secs │ │ │ │ │ -run-gbc time : 332.320 secs │ │ │ │ │ -child run time : 63.500 secs │ │ │ │ │ -gbc time : 17.520 secs │ │ │ │ │ +real time : 922.330 secs │ │ │ │ │ +run-gbc time : 581.200 secs │ │ │ │ │ +child run time : 130.110 secs │ │ │ │ │ +gbc time : 37.940 secs │ │ │ │ │ (%o0) done